--- /srv/rebuilderd/tmp/rebuilderdY8dTjw/inputs/alpine_2.26+dfsg-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdY8dTjw/out/alpine_2.26+dfsg-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-04-01 06:54:29.000000 debian-binary │ --rw-r--r-- 0 0 0 1132 2025-04-01 06:54:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1822880 2025-04-01 06:54:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1128 2025-04-01 06:54:29.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 1824972 2025-04-01 06:54:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/alpine │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x6774d │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x408444 0x00408444 0x00408444 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x4082dc 0x004082dc 0x004082dc 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000198 0x00000198 0x00000198 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x408470 0x408470 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x408308 0x408308 R E 0x10000 │ │ │ │ LOAD 0x40bf30 0x0041bf30 0x0041bf30 0x61098 0x11c2b0 RW 0x10000 │ │ │ │ DYNAMIC 0x40e744 0x0041e744 0x0041e744 0x00140 0x00140 RW 0x4 │ │ │ │ NOTE 0x000174 0x00000174 0x00000174 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x408450 0x00408450 0x00408450 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x4082e8 0x004082e8 0x004082e8 0x00020 0x00020 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x40bf30 0x0041bf30 0x0041bf30 0x040d0 0x040d0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ │ 01 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00001e6c 001e6c 001877 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000036e4 0036e4 000394 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00003a78 003a78 000180 00 A 5 10 4 │ │ │ │ [ 8] .rel.dyn REL 00003bf8 003bf8 05f450 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00063048 063048 000dc8 08 AI 4 22 4 │ │ │ │ [10] .init PROGBITS 00063e10 063e10 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00063e1c 063e1c 0015c4 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 000653e0 0653e0 1e4426 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00249808 249808 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00249810 249810 1bec34 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00408444 408444 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 0040844c 40844c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00408450 408450 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 000653e0 0653e0 1e42fc 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 002496dc 2496dc 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 002496e8 2496e8 1bebf4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 004082dc 4082dc 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 004082e4 4082e4 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 004082e8 4082e8 000020 00 A 0 0 4 │ │ │ │ [18] .init_array INIT_ARRAY 0041bf30 40bf30 000004 04 WA 0 0 4 │ │ │ │ [19] .fini_array FINI_ARRAY 0041bf34 40bf34 000004 04 WA 0 0 4 │ │ │ │ [20] .data.rel.ro PROGBITS 0041bf38 40bf38 00280c 00 WA 0 0 8 │ │ │ │ [21] .dynamic DYNAMIC 0041e744 40e744 000140 08 WA 5 0 4 │ │ │ │ [22] .got PROGBITS 0041e884 40e884 00177c 04 WA 0 0 4 │ │ │ │ [23] .data PROGBITS 00420000 410000 05cfc8 00 WA 0 0 8 │ │ │ │ [24] .bss NOBITS 0047cfc8 46cfc8 0bb218 00 WA 0 0 8 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -8,15 +8,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libcrypto.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liblber.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libkrb5.so.3] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x63e10 │ │ │ │ - 0x0000000d (FINI) 0x249808 │ │ │ │ + 0x0000000d (FINI) 0x2496dc │ │ │ │ 0x00000019 (INIT_ARRAY) 0x41bf30 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x41bf34 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ 0x00000005 (STRTAB) 0x1e6c │ │ │ │ 0x00000006 (SYMTAB) 0x1cc │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a5f39483a2f537d0f8082def741a6d203701350e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 78ae31700a6d2625627c5a4e58685e570505502a │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,9 @@ │ │ │ │ -/lib/ld-linux-armhf.so.3 │ │ │ │ +m&%b|ZNXh^W │ │ │ │ +P*/lib/ld-linux-armhf.so.3 │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ gss_acquire_cred │ │ │ │ gss_unwrap │ │ │ │ gss_wrap │ │ │ │ gss_delete_sec_context │ │ │ │ @@ -418,16 +419,16 @@ │ │ │ │ kBx"n!(FY │ │ │ │ $0aJ[hzD │ │ │ │ ">F{D\aE │ │ │ │ rJsIzDyD │ │ │ │ F"F yDd │ │ │ │ J#FiFzD0 │ │ │ │ I {DyDZhd │ │ │ │ -HFqKzDx! │ │ │ │ -bmIyDAbc!c │ │ │ │ +(FoKzDx! │ │ │ │ +bnIyDAbc!c │ │ │ │ ch#`VJQKzD │ │ │ │ !~DEJFMzDFK4Y}D$hE │ │ │ │ ! J3F(XzD │ │ │ │ HI "(FyD │ │ │ │ SI " hyD[ │ │ │ │ }PIxDPKQJ{DAXzD h │ │ │ │ =J F=I}DzD │ │ │ │ @@ -1303,14 +1304,15 @@ │ │ │ │ #!FhF+pA │ │ │ │ #!FhF+pA │ │ │ │ G+x2FAF F │ │ │ │ %[F*F!FHF │ │ │ │ J+FHFzDB │ │ │ │ 0*F!FPF# │ │ │ │ |J!F@FzD │ │ │ │ +HxDpG<[& │ │ │ │ FzD9I9NyD │ │ │ │ 0F;J8KzD │ │ │ │ !HF)`i`*x │ │ │ │ ZZZZZZZZtZZZZZZZZA │ │ │ │ RIzDyD( │ │ │ │ P#F")FXFO │ │ │ │ CF2F9F(F │ │ │ │ @@ -1377,15 +1379,14 @@ │ │ │ │ 1F;F8FP" │ │ │ │ FdJbKzD │ │ │ │ FI2F FyD │ │ │ │ F2F,I@FyD │ │ │ │ DI|DDKDJ{DaXD │ │ │ │ F*F │ │ │ │ G,K-")F F{D │ │ │ │ TBFyh F%hmm │ │ │ │ @`G+F"FqF`F │ │ │ │ @@ -1576,15 +1576,15 @@ │ │ │ │ l!ncnbl │ │ │ │ *I:hPFyD │ │ │ │ CpYFPFz`Y │ │ │ │ bp:I0FyD │ │ │ │ PJqF(FzD │ │ │ │ cJF)FPFZ │ │ │ │ #CpQF*FO │ │ │ │ -#"F/!HFm │ │ │ │ +#"F/!HFn │ │ │ │ b0KHF{DZ │ │ │ │ F|J9a|IxayD │ │ │ │ CF"F)F0F │ │ │ │ SFBF1F(F │ │ │ │ fI"Fkk0FyD │ │ │ │ .I"F+k0FyD │ │ │ │ #j Fz`[h │ │ │ │ @@ -1793,15 +1793,15 @@ │ │ │ │ chIFXF:` │ │ │ │ :hZpHF1F/ │ │ │ │ *l(nklin │ │ │ │ t XhBFIF │ │ │ │ cwAJ>KzD │ │ │ │ 3{a{j[D{b │ │ │ │ YXh*FKF, │ │ │ │ -FHFBF)F, │ │ │ │ +FHFBF)F- │ │ │ │ /HxD/J-KzD │ │ │ │ x`DU*Fyh │ │ │ │ @ZFyhkhXh, │ │ │ │ Kih"F@FZ │ │ │ │ chIFPFz` │ │ │ │ :hZpHF1F- │ │ │ │ chyiybXh │ │ │ │ @@ -1840,15 +1840,15 @@ │ │ │ │ I"F(FyDf │ │ │ │ {D@FzD|a# │ │ │ │ 6{D{`3F&F │ │ │ │ 3Kqh Djk{D,k │ │ │ │ kh"FYkXi │ │ │ │ chXkPDj │ │ │ │ :kchpc[k │ │ │ │ -ch:kYkXiy`" │ │ │ │ +ch:kYkXiy`# │ │ │ │ F{D{`YK{D │ │ │ │ X:{D{f#x │ │ │ │ 0zmAFPFb │ │ │ │ ehxaRF9aPF │ │ │ │ JF;hyD F │ │ │ │ ch1hZhXk │ │ │ │ %w~IzD]k}KyD │ │ │ │ @@ -2465,16 +2465,14 @@ │ │ │ │ on a particular platform. │ │ │ │ (Note: this command does not show up on the keymenu at the bottom of │ │ │ │ the screen unless you press "O" for "Other Commands" --but you don't │ │ │ │ need to press the "O" in order to invoke the command.) │ │ │ │ (P) Printer: │ │ │ │ Allows you to set a default printer and to define custom │ │ │ │ print commands. │ │ │ │ -(N) Newpassword: │ │ │ │ - Change your password. │ │ │ │ (C) Config: │ │ │ │ Allows you to set or unset many features of Alpine. │ │ │ │ You may also set the values of many options with this command. │ │ │ │ (S) Signature: │ │ │ │ Enter or edit a custom signature which will │ │ │ │ be included with each new message you send. │ │ │ │ (A) AddressBooks: │ │ │ │ @@ -2521,15 +2519,15 @@ │ │ │ │ Indexcolor │ │ │ │ filterNow │ │ │ │ Alpine demo can't change config file │ │ │ │ Config file not changeable │ │ │ │ SIGNATURE EDITOR │ │ │ │ Type of rule setup : │ │ │ │ Try turning on color with the Setup/Kolor command. │ │ │ │ -Password change unavailable in restricted demo version of Alpine. │ │ │ │ +Password changing not configured for this version of Alpine. │ │ │ │ ---- MAIN_MENU_SCREEN ---- │ │ │ │ 123456789 │ │ │ │ *** Debug level set to %d *** │ │ │ │ Debug level set to %s │ │ │ │ HELP FOR MAIN MENU │ │ │ │ Already at top of list │ │ │ │ Already at bottom of list │ │ │ │ @@ -28308,15 +28306,14 @@ │ │ │ │ ANSI_X3.4-1968 │ │ │ │ ISO-8859- │ │ │ │ Bad call to setup_for_input_output │ │ │ │ Display character set "%s" is ignored when using system translation │ │ │ │ Keyboard character set "%s" is ignored when using system translation │ │ │ │ Character set "%s" is unsupported%s, using US-ASCII │ │ │ │ (except for posting) │ │ │ │ -/usr/bin/passwd │ │ │ │ save_debug_on_crash: Version %s: debug level %d │ │ │ │ : %s │ │ │ │ .pine-crash │ │ │ │ Attempting to save debug file to %s │ │ │ │ Attempting to save debug file to %s │ │ │ │ ========== Latest Keystrokes ========================= │ │ │ │ %s (0x%4.4x) │ │ │ │ @@ -29691,15 +29688,15 @@ │ │ │ │ "Attach current message to report?" │ │ │ │ This bug report will also automatically include your pine │ │ │ │ configuration file, which is helpful when investigating the problem. │ │ │ │ select_from_list_screen │ │ │ │ smime_get_passphrase │ │ │ │ 0123456789ABCDEF │ │ │ │ AAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAA>AAA?456789:;<=AAA@AAA │ │ │ │ - !"#$%&'()*+,-./0123AAAAA= │ │ │ │ + !"#$%&'()*+,-./0123AAAAA │ │ │ │ date_str │ │ │ │ set_ielem_widths_in_field │ │ │ │ build_header_work │ │ │ │ reply_cp_addr │ │ │ │ utf8_snprintf │ │ │ │ n"onq+r"t │ │ │ │ x>yIyHyPyVy]y │ │ │ │ @@ -31316,15 +31313,15 @@ │ │ │ │ b6bKb/e4e │ │ │ │ g(g kbkyk │ │ │ │ l4lkp*r6r;r?rGrYr[r │ │ │ │ 0ASDSESK0 │ │ │ │ "(),/:;<=>?@[\]{} │ │ │ │ abcdefABCDEF0123456789 │ │ │ │ /usr/lib/debug/.dwz/arm-linux-gnueabihf/alpine.debug │ │ │ │ -5XOf39483a2f537d0f8082def741a6d203701350e.debug │ │ │ │ +5XOae31700a6d2625627c5a4e58685e570505502a.debug │ │ │ │ .shstrtab │ │ │ │ .note.gnu.build-id │ │ │ │ .gnu.hash │ │ │ │ .gnu.version │ │ │ │ .gnu.version_r │ │ │ │ .rel.dyn │ │ │ │ .rel.plt │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -8,17 +8,17 @@ │ │ │ │ bl febbc5ec <__read_chk@plt+0xfeb57218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1693d4 <__read_chk@plt+0x104000> │ │ │ │ stmdbmi r4, {r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r6, r4, r6, asr #25 │ │ │ │ - eoreq r3, r0, r0, asr #14 │ │ │ │ - mulseq pc, r2, sl @ │ │ │ │ + eorseq r6, r4, sl, asr fp │ │ │ │ + eoreq r3, r0, r4, ror #11 │ │ │ │ + andseq r5, pc, r6, lsr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febbc618 <__read_chk@plt+0xfeb57244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ andeq lr, r0, r6, asr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -36,15 +36,15 @@ │ │ │ │ strls r5, [sl, #-486] @ 0xfffffe1a │ │ │ │ eorsvs r3, lr, r4, lsl #2 │ │ │ │ @ instruction: 0xf8df4683 │ │ │ │ ldmpl r3, {r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ ldrls r0, [r3], -r0, lsl #6 │ │ │ │ - blx ff5a19ea <__read_chk@plt+0xff53c616> │ │ │ │ + blx fe7a19ea <__read_chk@plt+0xfe73c616> │ │ │ │ blcc 13a37f8 <__read_chk@plt+0x133e424> │ │ │ │ blcs 13a37fc <__read_chk@plt+0x133e428> │ │ │ │ blne 13a3800 <__read_chk@plt+0x133e42c> │ │ │ │ andge pc, r3, r4, asr r8 @ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ andls r3, fp, r8, asr #22 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @@ -154,25 +154,25 @@ │ │ │ │ stmiapl r3!, {r4, r7, r9, fp, sp}^ │ │ │ │ andsvs r5, sl, r2, lsr #17 │ │ │ │ bcc fe2a39b8 <__read_chk@plt+0xfe23e5e4> │ │ │ │ bcs fe2a39bc <__read_chk@plt+0xfe23e5e8> │ │ │ │ stmiapl r2!, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf018601a │ │ │ │ @ instruction: 0xf120fff3 │ │ │ │ - @ instruction: 0xf7fefba5 │ │ │ │ + @ instruction: 0xf7fefb6d │ │ │ │ strmi lr, [r5], -ip, ror #24 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ strtmi lr, [r8], #-2092 @ 0xfffff7d4 │ │ │ │ svc 0x0010f7fe │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ subpl pc, sl, r0, lsl #10 │ │ │ │ - @ instruction: 0xf17a3004 │ │ │ │ - @ instruction: 0xf8dff819 │ │ │ │ + @ instruction: 0xf1793004 │ │ │ │ + @ instruction: 0xf8dfffe1 │ │ │ │ ldrbtmi r0, [r8], #-2652 @ 0xfffff5a4 │ │ │ │ - mrc2 1, 4, pc, cr0, cr10, {3} │ │ │ │ + mrc2 1, 2, pc, cr8, cr10, {3} │ │ │ │ @ instruction: 0xf5039b0b │ │ │ │ movwls r5, #49984 @ 0xc340 │ │ │ │ addseq pc, r4, #12779520 @ 0xc30000 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1bb86fb │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ blls 3c73f0 <__read_chk@plt+0x36201c> │ │ │ │ @@ -184,15 +184,15 @@ │ │ │ │ adcmi r3, lr, #3 │ │ │ │ mvnsle r4, r0, lsl #9 │ │ │ │ svceq 0x0001f1bb │ │ │ │ @ instruction: 0xf108bf08 │ │ │ │ @ instruction: 0xf108080a │ │ │ │ movwls r0, #33538 @ 0x8302 │ │ │ │ @ instruction: 0x461e4618 │ │ │ │ - ldc2 1, cr15, [r0], #-528 @ 0xfffffdf0 │ │ │ │ + blx fe8a1cda <__read_chk@plt+0xfe83c906> │ │ │ │ @ instruction: 0xf8df4605 │ │ │ │ movwcs r1, #43524 @ 0xaa04 │ │ │ │ @ instruction: 0xf1086038 │ │ │ │ @ instruction: 0xf8250201 │ │ │ │ ldrbtmi r3, [r9], #-2817 @ 0xfffff4ff │ │ │ │ ldmdavs r9!, {r3, r9, sl, lr} │ │ │ │ bne 1ac9f00 <__read_chk@plt+0x1a64b2c> │ │ │ │ @@ -226,15 +226,15 @@ │ │ │ │ @ instruction: 0xf1bb4a0e │ │ │ │ @ instruction: 0xf0000f01 │ │ │ │ @ instruction: 0xf10d8655 │ │ │ │ bls 3a7d00 <__read_chk@plt+0x34292c> │ │ │ │ streq pc, [ip], -r9, lsr #3 │ │ │ │ ldrbmi r9, [r9], -fp, lsl #16 │ │ │ │ @ instruction: 0xf01d4633 │ │ │ │ - strdcs pc, [r0], -fp │ │ │ │ + andcs pc, r0, r1, asr #19 │ │ │ │ ldmdb r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ strthi pc, [lr], -r0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210df893 │ │ │ │ @@ -256,230 +256,230 @@ │ │ │ │ bl 1ea37c8 <__read_chk@plt+0x1e3e3f4> │ │ │ │ vadd.i8 d2, d0, d4 │ │ │ │ @ instruction: 0xf8df8633 │ │ │ │ vmul.i8 d19, d0, d8 │ │ │ │ @ instruction: 0x200011b7 │ │ │ │ ldreq pc, [ip, #-425] @ 0xfffffe57 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19a461a │ │ │ │ - andscs pc, lr, #5046272 @ 0x4d0000 │ │ │ │ + @ instruction: 0xf199461a │ │ │ │ + andscs pc, lr, #756 @ 0x2f4 │ │ │ │ msrne SP_fiq, r0 │ │ │ │ - @ instruction: 0xf19a2000 │ │ │ │ - andcs pc, pc, #4653056 @ 0x470000 │ │ │ │ + @ instruction: 0xf1992000 │ │ │ │ + andcs pc, pc, #732 @ 0x2dc │ │ │ │ msrne (UNDEF: 47), r0 │ │ │ │ - @ instruction: 0xf19a2000 │ │ │ │ - @ instruction: 0xf8dff841 │ │ │ │ + @ instruction: 0xf1992000 │ │ │ │ + @ instruction: 0xf8dfffb1 │ │ │ │ vadd.i8 , q8, q14 │ │ │ │ andcs r1, r0, r5, lsr r1 │ │ │ │ movwls r5, #35043 @ 0x88e3 │ │ │ │ - @ instruction: 0xf19a461a │ │ │ │ - stmdbls ip, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf199461a │ │ │ │ + stmdbls ip, {r0, r1, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, pc, lsl #4 │ │ │ │ cmppcs ip, #12648448 @ p-variant is OBSOLETE @ 0xc10000 │ │ │ │ bicne pc, r3, r0, asr #4 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19a461a │ │ │ │ - @ instruction: 0xf8dff829 │ │ │ │ + @ instruction: 0xf199461a │ │ │ │ + @ instruction: 0xf8dfff99 │ │ │ │ orrscs r3, r8, r4, asr #17 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf820f19a │ │ │ │ + @ instruction: 0xff90f199 │ │ │ │ ldmcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ mulcs r0, r0, r1 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19a461a │ │ │ │ - @ instruction: 0xf8dff817 │ │ │ │ + @ instruction: 0xf199461a │ │ │ │ + @ instruction: 0xf8dfff87 │ │ │ │ orrscs r3, sl, r8, lsr #17 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf80ef19a │ │ │ │ + @ instruction: 0xff7ef199 │ │ │ │ ldmcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bicne pc, r9, r0, asr #4 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf804f19a │ │ │ │ + @ instruction: 0xff74f199 │ │ │ │ stmcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, sl, lsr #3 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf199461a │ │ │ │ - @ instruction: 0xf8dffffb │ │ │ │ + @ instruction: 0xf8dfff6b │ │ │ │ @ instruction: 0x21ac387c │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - @ instruction: 0xfff2f199 │ │ │ │ + @ instruction: 0xff62f199 │ │ │ │ stmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, lr, lsr #3 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf199461a │ │ │ │ - strtmi pc, [r9], -r9, ror #31 │ │ │ │ + qsaxmi pc, r9, r9 @ │ │ │ │ @ instruction: 0xf0e3980b │ │ │ │ - @ instruction: 0xf8daf85b │ │ │ │ + @ instruction: 0xf8daf823 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [r9], sp, lsl #2 │ │ │ │ ldrhi pc, [r2, #320]! @ 0x140 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf7fed00c │ │ │ │ @ instruction: 0xf8dfeb28 │ │ │ │ @ instruction: 0x46031838 │ │ │ │ andcs r4, r0, sl, asr r6 │ │ │ │ @ instruction: 0xf17d4479 │ │ │ │ - @ instruction: 0x4638fb53 │ │ │ │ - @ instruction: 0xf9a4f184 │ │ │ │ + ldrtmi pc, [r8], -r3, asr #21 @ │ │ │ │ + @ instruction: 0xf914f184 │ │ │ │ stmdaeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf17a4478 │ │ │ │ - blls 324e38 <__read_chk@plt+0x2bfa64> │ │ │ │ + blls 324d58 <__read_chk@plt+0x2bf984> │ │ │ │ @ instruction: 0xf6a34602 │ │ │ │ andsvs r4, r8, ip, asr r3 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df82fb │ │ │ │ andcs r1, r2, r0, lsl r8 │ │ │ │ @ instruction: 0xf17d4479 │ │ │ │ - ldmdage fp, {r0, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf98ef184 │ │ │ │ + ldmdage fp, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf8fef184 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x310cf893 │ │ │ │ orreq pc, r2, #201326595 @ 0xc000003 │ │ │ │ vqdmulh.s d2, d0, d4 │ │ │ │ andcs r8, r1, #960495616 @ 0x39400000 │ │ │ │ mulcs r0, r6, r1 │ │ │ │ - @ instruction: 0xffa4f199 │ │ │ │ + @ instruction: 0xff14f199 │ │ │ │ lslscs r2, r1, #4 │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - @ instruction: 0xf8dfff9f │ │ │ │ + @ instruction: 0xf8dfff0f │ │ │ │ stmiapl r3!, {r3, r4, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf858f190 │ │ │ │ + @ instruction: 0xffc8f18f │ │ │ │ @ instruction: 0x37ccf8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff851 │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfffc1 │ │ │ │ stmiapl r3!, {r2, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf84af190 │ │ │ │ + @ instruction: 0xffbaf18f │ │ │ │ sbfxcc pc, pc, #17, #25 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff843 │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfffb3 │ │ │ │ stmiapl r3!, {r4, r5, r7, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf83cf190 │ │ │ │ + @ instruction: 0xffacf18f │ │ │ │ sbfxcc pc, pc, #17, #5 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff835 │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfffa5 │ │ │ │ stmiapl r3!, {r2, r3, r4, r7, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf82ef190 │ │ │ │ + @ instruction: 0xff9ef18f │ │ │ │ @ instruction: 0x3790f8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff827 │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfff97 │ │ │ │ stmiapl r3!, {r3, r7, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf820f190 │ │ │ │ + @ instruction: 0xff90f18f │ │ │ │ @ instruction: 0x377cf8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff819 │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfff89 │ │ │ │ stmiapl r3!, {r2, r4, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf812f190 │ │ │ │ + @ instruction: 0xff82f18f │ │ │ │ @ instruction: 0x3768f8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf1904618 │ │ │ │ - @ instruction: 0xf8dff80b │ │ │ │ + @ instruction: 0xf18f4618 │ │ │ │ + @ instruction: 0xf8dfff7b │ │ │ │ stmiapl r3!, {r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf804f190 │ │ │ │ + @ instruction: 0xff74f18f │ │ │ │ smmlscc r4, pc, r8, pc @ │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf18f4618 │ │ │ │ - @ instruction: 0xf8dffffd │ │ │ │ + @ instruction: 0xf8dfff6d │ │ │ │ stmiapl r3!, {r2, r3, r6, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xfff6f18f │ │ │ │ + @ instruction: 0xff66f18f │ │ │ │ @ instruction: 0x3740f8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19c4618 │ │ │ │ - @ instruction: 0xf8dff829 │ │ │ │ + @ instruction: 0xf19b4618 │ │ │ │ + @ instruction: 0xf8dfff99 │ │ │ │ stmiapl r3!, {r3, r4, r5, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf822f19c │ │ │ │ + @ instruction: 0xff92f19b │ │ │ │ @ instruction: 0x372cf8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19c4618 │ │ │ │ - @ instruction: 0xf8dff81b │ │ │ │ + @ instruction: 0xf19b4618 │ │ │ │ + @ instruction: 0xf8dfff8b │ │ │ │ stmiapl r3!, {r2, r5, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf814f19c │ │ │ │ + @ instruction: 0xff84f19b │ │ │ │ @ instruction: 0x3718f8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ - @ instruction: 0xf19c4618 │ │ │ │ - @ instruction: 0xf8dff80d │ │ │ │ + @ instruction: 0xf19b4618 │ │ │ │ + @ instruction: 0xf8dfff7d │ │ │ │ stmiapl r3!, {r4, r8, r9, sl, ip, sp}^ │ │ │ │ ldrmi r9, [r8], -r7, lsl #6 │ │ │ │ - @ instruction: 0xf806f19c │ │ │ │ + @ instruction: 0xff76f19b │ │ │ │ @ instruction: 0x3704f8df │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf19b4618 │ │ │ │ - @ instruction: 0xf8dfffff │ │ │ │ + @ instruction: 0xf8dfff6f │ │ │ │ ldrbtmi r0, [r8], #-1788 @ 0xfffff904 │ │ │ │ - @ instruction: 0xff7cf18f │ │ │ │ - blx 1220c0 <__read_chk@plt+0xbccec> │ │ │ │ + cdp2 1, 14, cr15, cr12, cr15, {4} │ │ │ │ + @ instruction: 0xf972f18e │ │ │ │ bicscs r2, r4, r2, lsl #4 │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - @ instruction: 0xf8dafef9 │ │ │ │ + @ instruction: 0xf8dafe69 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ ldmib r3, {r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf18a10a1 │ │ │ │ - @ instruction: 0xf8dffd81 │ │ │ │ + @ instruction: 0xf8dffcf1 │ │ │ │ ldrsbcs r2, [r0, #-104]! @ 0xffffff98 │ │ │ │ ldrbtmi r2, [sl], #-0 │ │ │ │ - mcr2 1, 7, pc, cr10, cr9, {4} @ │ │ │ │ + mrc2 1, 2, pc, cr10, cr9, {4} │ │ │ │ @ instruction: 0x36ccf8df │ │ │ │ cmppne r5, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - mcr2 1, 7, pc, cr0, cr9, {4} @ │ │ │ │ + mrc2 1, 2, pc, cr0, cr9, {4} │ │ │ │ ssatcc pc, #29, pc, asr #17 @ │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ stmiapl r3!, {r0, r1, r2, r6, r8, ip}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - mrc2 1, 6, pc, cr6, cr9, {4} │ │ │ │ + mcr2 1, 2, pc, cr6, cr9, {4} @ │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs sl, {r2, r3, r4, r5, r6, r8, r9, lr} │ │ │ │ @ instruction: 0xf8dfb142 │ │ │ │ andcs r1, r2, r4, lsr #13 │ │ │ │ @ instruction: 0xf17d4479 │ │ │ │ - @ instruction: 0x4628fa51 │ │ │ │ - @ instruction: 0xf8a2f184 │ │ │ │ + strtmi pc, [r8], -r1, asr #19 │ │ │ │ + @ instruction: 0xf812f184 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf8df2202 │ │ │ │ mulcs r9, r0, r6 │ │ │ │ ldrbtmi r6, [r9], #-410 @ 0xfffffe66 │ │ │ │ - blx 11a20fc <__read_chk@plt+0x113cd28> │ │ │ │ + @ instruction: 0xf9b4f17d │ │ │ │ @ instruction: 0xf8df9d0b │ │ │ │ strtmi r1, [r8], -r4, lsl #13 │ │ │ │ @ instruction: 0xf0ea4479 │ │ │ │ - strtmi pc, [r8], -r7, asr #28 │ │ │ │ - blx 1ba1ebc <__read_chk@plt+0x1b3cae8> │ │ │ │ + strtmi pc, [r8], -pc, lsl #28 │ │ │ │ + blx da1ebc <__read_chk@plt+0xd3cae8> │ │ │ │ @ instruction: 0xf0e84628 │ │ │ │ - @ instruction: 0x4628fa95 │ │ │ │ - blx ff021ec8 <__read_chk@plt+0xfefbcaf4> │ │ │ │ + @ instruction: 0x4628fa5d │ │ │ │ + blx fe221ec8 <__read_chk@plt+0xfe1bcaf4> │ │ │ │ @ instruction: 0xf0e84628 │ │ │ │ - blls 3a46cc <__read_chk@plt+0x33f2f8> │ │ │ │ + blls 3a45ec <__read_chk@plt+0x33f218> │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf8d31157 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf1992fb4 │ │ │ │ - @ instruction: 0xf8dafea1 │ │ │ │ + @ instruction: 0xf8dafe11 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlareq sl, r0, r1, r3 │ │ │ │ ldrbhi pc, [r0], #256 @ 0x100 @ │ │ │ │ @ instruction: 0x163cf8df │ │ │ │ @ instruction: 0xf8df2005 │ │ │ │ ldrbtmi r5, [r9], #-1596 @ 0xfffff9c4 │ │ │ │ @@ -519,61 +519,61 @@ │ │ │ │ strbcs pc, [r8, #2271] @ 0x8df @ │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r9, r5, #536870912 @ 0x20000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ @ instruction: 0xf1669200 │ │ │ │ - blls 325260 <__read_chk@plt+0x2bfe8c> │ │ │ │ + blls 325180 <__read_chk@plt+0x2bfdac> │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf6a3112d │ │ │ │ stmdavs sl!, {r3, r7, r8, sl, lr} │ │ │ │ - mrc2 1, 1, pc, cr8, cr9, {4} │ │ │ │ + stc2 1, cr15, [r8, #612]! @ 0x264 │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ movwcs r0, #62508 @ 0xf42c │ │ │ │ orrslt r6, r0, fp, lsr #32 │ │ │ │ strcc pc, [r0, #2271] @ 0x8df │ │ │ │ smlatbeq r8, r7, r1, pc @ │ │ │ │ strcs pc, [r0, #2271] @ 0x8df │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r9, r5, #536870912 @ 0x20000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ @ instruction: 0xf1669200 │ │ │ │ - blls 325214 <__read_chk@plt+0x2bfe40> │ │ │ │ + blls 325134 <__read_chk@plt+0x2bfd60> │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf6a3112f │ │ │ │ stmdavs sl!, {r3, r7, r8, sl, lr} │ │ │ │ - mrc2 1, 0, pc, cr2, cr9, {4} │ │ │ │ + stc2 1, cr15, [r2, #612] @ 0x264 │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ movwcs r0, #1112 @ 0x458 │ │ │ │ mvnlt r6, fp, lsr #32 │ │ │ │ ldrcs pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrne pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf1a79102 │ │ │ │ stmiapl r2!, {r3, r8} │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ vhsub.s8 d18, d7, d5 │ │ │ │ @ instruction: 0xf1665330 │ │ │ │ - stmdblt r0, {r0, r1, r3, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r0, {r0, r1, r4, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ tstlt sl, sl, lsr #16 │ │ │ │ vstrle s4, [r4, #-16] │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf1991131 │ │ │ │ - bls 2a545c <__read_chk@plt+0x240088> │ │ │ │ + bls 2a521c <__read_chk@plt+0x23fe48> │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf1991135 │ │ │ │ - blls 3a5450 <__read_chk@plt+0x34007c> │ │ │ │ + blls 3a5210 <__read_chk@plt+0x33fe3c> │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldreq pc, [r4, #-2259]! @ 0xfffff72d │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ movwcs r4, #62856 @ 0xf588 │ │ │ │ mvnlt r6, fp, lsr #32 │ │ │ │ ldrbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ @@ -581,20 +581,20 @@ │ │ │ │ ldrbcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r9, r5, #536870912 @ 0x20000000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ - ldc2 1, cr15, [sl, #-408] @ 0xfffffe68 │ │ │ │ + stc2l 1, cr15, [r2], #408 @ 0x198 │ │ │ │ stmdavs sl!, {r6, r8, fp, ip, sp, pc} │ │ │ │ bcs 19212c <__read_chk@plt+0x12cd58> │ │ │ │ andcs sp, r0, r4, lsl #26 │ │ │ │ teqpne r7, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - ldc2 1, cr15, [sl, #612]! @ 0x264 │ │ │ │ + stc2 1, cr15, [sl, #-612]! @ 0xfffffd9c │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ blls 2e7400 <__read_chk@plt+0x28202c> │ │ │ │ strmi pc, [r8, #1699] @ 0x6a3 │ │ │ │ eorvs r2, fp, pc, lsl #6 │ │ │ │ @ instruction: 0xf8dfb1e8 │ │ │ │ @@ -603,40 +603,40 @@ │ │ │ │ ldrbtmi r2, [sl], #-1164 @ 0xfffffb74 │ │ │ │ vst1.8 {d25-d28}, [pc], r3 │ │ │ │ andls r4, r2, #160, 4 │ │ │ │ stmiapl r3!, {r0, r2, r9, sp}^ │ │ │ │ movwcs r9, #769 @ 0x301 │ │ │ │ vcgt.s8 d25, d7, d0 │ │ │ │ @ instruction: 0xf1665330 │ │ │ │ - stmdblt r0, {r0, r1, r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r0, {r0, r1, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ tstlt sl, sl, lsr #16 │ │ │ │ vstrle s4, [r4, #-16] │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf199113f │ │ │ │ - blls 3a53a4 <__read_chk@plt+0x33ffd0> │ │ │ │ + blls 3a5164 <__read_chk@plt+0x33fd90> │ │ │ │ @ instruction: 0xf8d3223c │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ blls 2e91f4 <__read_chk@plt+0x283e20> │ │ │ │ strmi pc, [r4, #1699] @ 0x6a3 │ │ │ │ mvnlt r6, sl, lsr #32 │ │ │ │ strtcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ strbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ svcne 0x00399102 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ - stc2l 1, cr15, [r8, #-408]! @ 0xfffffe68 │ │ │ │ + ldc2 1, cr15, [r0, #-408]! @ 0xfffffe68 │ │ │ │ stmdavs sl!, {r4, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ bcs f46e38 <__read_chk@plt+0xee1a64> │ │ │ │ andcs sp, r0, r4, lsl #26 │ │ │ │ teqpcs r5, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - stc2l 1, cr15, [r6, #-612]! @ 0xfffffd9c │ │ │ │ + ldc2l 1, cr15, [r6], {153} @ 0x99 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fs, r3 @ │ │ │ │ @ instruction: 0xf10007d9 │ │ │ │ @ instruction: 0xf8da83b5 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @@ -655,53 +655,53 @@ │ │ │ │ svcne 0x00394be9 │ │ │ │ ldrbtmi r4, [lr], #-3823 @ 0xfffff111 │ │ │ │ vst1.8 {d25-d27}, [pc], r3 │ │ │ │ strls r4, [r2], -r0, lsr #13 │ │ │ │ stmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ vcgt.s8 d18, d7, d0 │ │ │ │ @ instruction: 0xf1665330 │ │ │ │ - ldmdblt r8, {r0, r1, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdblt r8, {r0, r1, r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ bcs 7fed0 <__read_chk@plt+0x1aafc> │ │ │ │ mvnhi pc, #0, 6 │ │ │ │ vqsub.s8 d18, d0, d4 │ │ │ │ mulcs r0, sp, r1 │ │ │ │ - stc2 1, cr15, [r6, #-612]! @ 0xfffffd9c │ │ │ │ + ldc2 1, cr15, [r6], {153} @ 0x99 │ │ │ │ vqdmulh.s q10, q8, q10 │ │ │ │ andcs r1, r0, r3, lsr #3 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf199461a │ │ │ │ - blmi ff8e52c0 <__read_chk@plt+0xff87feec> │ │ │ │ + blmi ff8e5080 <__read_chk@plt+0xff87fcac> │ │ │ │ andcs r2, r0, r6, ror r1 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf199461a │ │ │ │ - blmi ff8252b0 <__read_chk@plt+0xff7bfedc> │ │ │ │ + blmi ff825070 <__read_chk@plt+0xff7bfc9c> │ │ │ │ andcs r2, r0, ip, lsl #3 │ │ │ │ movwls r5, #30947 @ 0x78e3 │ │ │ │ @ instruction: 0xf199461a │ │ │ │ - @ instruction: 0xf8dafd0d │ │ │ │ + @ instruction: 0xf8dafc7d │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1bbb610 │ │ │ │ suble r0, r9, r0, lsl #30 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ suble r2, r5, r0, lsl #20 │ │ │ │ blcs 83edc <__read_chk@plt+0x1eb08> │ │ │ │ blmi ff4d9f9c <__read_chk@plt+0xff474bc8> │ │ │ │ ldrbtmi r4, [fp], #-4049 @ 0xfffff02f │ │ │ │ ldrbtmi r9, [pc], #-775 @ 65e9c <__read_chk@plt+0xac8> │ │ │ │ @ instruction: 0xf8dbe008 │ │ │ │ ldrtmi r2, [r9], -r0 │ │ │ │ - @ instruction: 0xf17d2002 │ │ │ │ - @ instruction: 0xf85bf873 │ │ │ │ + @ instruction: 0xf17c2002 │ │ │ │ + @ instruction: 0xf85bffe3 │ │ │ │ orrslt r2, sl, #4, 30 │ │ │ │ orrlt r7, fp, #1245184 @ 0x130000 │ │ │ │ andcs r2, r0, r2, lsl #2 │ │ │ │ - stc2l 1, cr15, [r4], #612 @ 0x264 │ │ │ │ + mrrc2 1, 9, pc, r4, cr9 @ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdbls r7, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fe2205 │ │ │ │ blmi feea1694 <__read_chk@plt+0xfee3c2c0> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmiapl r6!, {r5, r7, r8, lr}^ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @@ -710,21 +710,21 @@ │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ @ instruction: 0x9600eff8 │ │ │ │ strmi pc, [r0], r6, lsl #10 │ │ │ │ andcs r2, r3, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0xf8864619 │ │ │ │ @ instruction: 0xf8da5fff │ │ │ │ @ instruction: 0xf0e40000 │ │ │ │ - ldrb pc, [r4, sp, ror #30] @ │ │ │ │ + @ instruction: 0xe7d4ff35 │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ bcs 6e958 <__read_chk@plt+0x9584> │ │ │ │ adcshi pc, r6, #0 │ │ │ │ @ instruction: 0x200249b4 │ │ │ │ - @ instruction: 0xf17d4479 │ │ │ │ - str pc, [r1, #-2109] @ 0xfffff7c3 │ │ │ │ + @ instruction: 0xf17c4479 │ │ │ │ + str pc, [r1, #-4013] @ 0xfffff053 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xb63cf8d3 │ │ │ │ svceq 0x0000f1bb │ │ │ │ cmpphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ @@ -733,22 +733,22 @@ │ │ │ │ ldmdavc r3, {r0, r1, r2, r4, r6, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blmi fea46494 <__read_chk@plt+0xfe9e10c0> │ │ │ │ ldrbtmi r4, [fp], #-4007 @ 0xfffff059 │ │ │ │ ldrbtmi r9, [pc], #-775 @ 65f50 <__read_chk@plt+0xb7c> │ │ │ │ @ instruction: 0xf8dbe00a │ │ │ │ ldrtmi r2, [r9], -r0 │ │ │ │ - @ instruction: 0xf17d2002 │ │ │ │ - @ instruction: 0xf85bf819 │ │ │ │ + @ instruction: 0xf17c2002 │ │ │ │ + @ instruction: 0xf85bff89 │ │ │ │ bcs 71b74 <__read_chk@plt+0xc7a0> │ │ │ │ mrshi pc, (UNDEF: 66) @ │ │ │ │ blcs 83fb8 <__read_chk@plt+0x1ebe4> │ │ │ │ teqphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r2, r0, r4, lsl #2 │ │ │ │ - stc2 1, cr15, [r6], {153} @ 0x99 │ │ │ │ + blx ffe225de <__read_chk@plt+0xffdbd20a> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdbls r7, {r0, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fe2205 │ │ │ │ blmi fe2e15d8 <__read_chk@plt+0xfe27c204> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmiapl r6!, {r5, r7, r8, lr}^ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @@ -757,21 +757,21 @@ │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ @ instruction: 0x9600ef9a │ │ │ │ strmi pc, [r0], r6, lsl #10 │ │ │ │ andcs r2, r3, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0xf8864619 │ │ │ │ @ instruction: 0xf8da5fff │ │ │ │ @ instruction: 0xf0e40000 │ │ │ │ - ldrb pc, [r0, pc, lsl #30] @ │ │ │ │ + @ instruction: 0xe7d0fed7 │ │ │ │ eorseq r9, fp, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r9, fp, ip, lsl r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r0, lsr #11 │ │ │ │ - muleq r1, r5, r8 │ │ │ │ + andeq ip, r1, r1, lsr #16 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ @ instruction: 0x000014b0 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ @@ -826,35 +826,35 @@ │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ @ instruction: 0x000014bc │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, r4, asr #20 │ │ │ │ andeq r1, r0, r4, ror #7 │ │ │ │ @ instruction: 0x000016bc │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ - andseq sl, lr, r2, ror #11 │ │ │ │ - @ instruction: 0x001fe6ba │ │ │ │ - eorseq r6, r4, lr, asr #4 │ │ │ │ - andseq r1, pc, r0, lsr #17 │ │ │ │ - eorseq r6, r4, r6, asr #4 │ │ │ │ + andseq sl, lr, r6, lsl #9 │ │ │ │ + andseq lr, pc, lr, asr r5 @ │ │ │ │ + eorseq r6, r4, r2, ror #1 │ │ │ │ + andseq r1, pc, r4, asr #14 │ │ │ │ + ldrsbteq r6, [r4], -sl │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq sl, lr, lr, lsr r5 │ │ │ │ - eorseq r6, r4, r2, lsl #3 │ │ │ │ + andseq sl, lr, r2, ror #7 │ │ │ │ + eorseq r6, r4, r6, lsl r0 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r1, r0, r0, lsr r6 │ │ │ │ andeq r1, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ andeq r1, r0, r4, asr r2 │ │ │ │ andeq r1, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #22 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - andseq sl, lr, r4, lsr #8 │ │ │ │ - andseq sl, lr, r0, ror #6 │ │ │ │ - andseq sl, lr, r8, lsl #8 │ │ │ │ + andseq sl, lr, r8, asr #5 │ │ │ │ + andseq sl, lr, r4, lsl #4 │ │ │ │ + andseq sl, lr, ip, lsr #5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ andeq r1, r0, r4, ror #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ @@ -869,43 +869,43 @@ │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, r8, asr r9 │ │ │ │ andeq r0, r0, r8, lsl r9 │ │ │ │ andeq r1, r0, r0, asr r3 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x001ea2d6 │ │ │ │ + andseq sl, lr, sl, ror r1 │ │ │ │ @ instruction: 0x00018bb7 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ - ldrsbteq r4, [r4], -ip │ │ │ │ - andseq sl, lr, sl, asr r2 │ │ │ │ + eorseq r4, r4, r0, ror r0 │ │ │ │ + ldrsheq sl, [lr], -lr │ │ │ │ @ instruction: 0x00018bb1 │ │ │ │ - eorseq r5, r4, r2, ror #27 │ │ │ │ - andseq sl, lr, r8, asr #4 │ │ │ │ - andseq sl, lr, r2, lsr r2 │ │ │ │ - andseq r7, lr, ip, lsr #21 │ │ │ │ + eorseq r5, r4, r6, ror ip │ │ │ │ + andseq sl, lr, ip, ror #1 │ │ │ │ + ldrsbeq sl, [lr], -r6 │ │ │ │ + andseq r7, lr, r4, lsl #19 │ │ │ │ muleq r0, r0, r6 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sl, lr, ip, ror #3 │ │ │ │ - @ instruction: 0x001ea1b4 │ │ │ │ - andseq sl, lr, r8, lsl #3 │ │ │ │ - andseq sl, lr, r0, asr #2 │ │ │ │ - ldrsheq sl, [lr], -lr │ │ │ │ - andseq sl, lr, r4, asr #1 │ │ │ │ - andseq sl, lr, r6, asr r0 │ │ │ │ + mulseq lr, r0, r0 │ │ │ │ + andseq sl, lr, r8, asr r0 │ │ │ │ + andseq sl, lr, ip, lsr #32 │ │ │ │ + andseq r9, lr, r4, ror #31 │ │ │ │ + andseq r9, lr, r2, lsr #31 │ │ │ │ + andseq r9, lr, r8, ror #30 │ │ │ │ + @ instruction: 0x001e9efa │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r1, r0, ip, lsr #9 │ │ │ │ muleq r0, ip, sl │ │ │ │ - @ instruction: 0x001e9ff2 │ │ │ │ - @ instruction: 0x001e9fd2 │ │ │ │ - andseq r9, lr, ip, lsr #28 │ │ │ │ - mulseq lr, r6, pc @ │ │ │ │ - andseq r9, lr, lr, ror #30 │ │ │ │ + mulseq lr, r6, lr │ │ │ │ + andseq r9, lr, r6, ror lr │ │ │ │ + @ instruction: 0x001e9cd0 │ │ │ │ + andseq r9, lr, sl, lsr lr │ │ │ │ + andseq r9, lr, r2, lsl lr │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x0668f8d3 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r3, r7, pc} │ │ │ │ @@ -921,43 +921,43 @@ │ │ │ │ @ instruction: 0x46390718 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrtmi r9, [r2], -r0, lsl #4 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x0668f8d3 │ │ │ │ @ instruction: 0xf1662301 │ │ │ │ - stmdbls sl, {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls sl, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ eorvc r2, sl, ip, lsr #4 │ │ │ │ cmnpmi r8, #168820736 @ p-variant is OBSOLETE @ 0xa100000 │ │ │ │ ldmdavs r8, {r0, r2, r3, r4, r9, sl, lr} │ │ │ │ - ldc2 1, cr15, [r4, #564]! @ 0x234 │ │ │ │ + stc2 1, cr15, [r4, #-564]! @ 0xfffffdcc │ │ │ │ strmi r9, [r2], -sl, lsl #18 │ │ │ │ cmnpmi r4, #168820736 @ p-variant is OBSOLETE @ 0xa100000 │ │ │ │ @ instruction: 0xf5a16818 │ │ │ │ andsvs r6, sl, r7, asr #6 │ │ │ │ - stc2 1, cr15, [sl, #564]! @ 0x234 │ │ │ │ + ldc2 1, cr15, [sl, #-564] @ 0xfffffdcc │ │ │ │ stmdavs fp!, {r1, r3, r8, fp, ip, pc} │ │ │ │ subsmi pc, ip, #168820736 @ 0xa100000 │ │ │ │ tstlt r3, r0, lsl r0 │ │ │ │ @ instruction: 0xf1834638 │ │ │ │ - blls 3255f0 <__read_chk@plt+0x2c021c> │ │ │ │ + blls 3253b0 <__read_chk@plt+0x2bffdc> │ │ │ │ cmnpmi r4, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf1834630 │ │ │ │ - blls 3255e0 <__read_chk@plt+0x2c020c> │ │ │ │ + blls 3253a0 <__read_chk@plt+0x2bffcc> │ │ │ │ strbvs pc, [r7], -r3, lsr #11 @ │ │ │ │ ldrbmi pc, [ip, #-1699] @ 0xfffff95d @ │ │ │ │ stmdavs fp!, {r1, r4, r5, fp, sp, lr} │ │ │ │ tsteq r3, r2, asr sl │ │ │ │ lslshi pc, r0, #2 @ │ │ │ │ vqsub.u8 d4, d16, d10 │ │ │ │ blcs 86878 <__read_chk@plt+0x214a4> │ │ │ │ @ instruction: 0xf8dfdd27 │ │ │ │ ldrbtmi r0, [r8], #-3128 @ 0xfffff3c8 │ │ │ │ - stc2 1, cr15, [r4, #564] @ 0x234 │ │ │ │ + ldc2l 1, cr15, [r4], #564 @ 0x234 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ ldcle 2, cr4, [ip, #-608] @ 0xfffffda0 │ │ │ │ stcne 8, cr15, [r4], #-892 @ 0xfffffc84 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ bl ffb242d0 <__read_chk@plt+0xffabeefc> │ │ │ │ @@ -967,57 +967,57 @@ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ strls lr, [r0, #-3810] @ 0xfffff11e │ │ │ │ strmi pc, [r0, #1285] @ 0x505 │ │ │ │ @ instruction: 0xf8da2305 │ │ │ │ andcs r0, r3, #0 │ │ │ │ @ instruction: 0xf8854619 │ │ │ │ @ instruction: 0xf0e46fff │ │ │ │ - @ instruction: 0xf1a9fd6b │ │ │ │ + @ instruction: 0xf1a9fd33 │ │ │ │ vqsub.s8 d16, d0, d0 │ │ │ │ andcs r1, r0, r3, asr r1 │ │ │ │ - blx fef22974 <__read_chk@plt+0xfeebd5a0> │ │ │ │ + blx b22974 <__read_chk@plt+0xabd5a0> │ │ │ │ bge 72e314 <__read_chk@plt+0x6c8f40> │ │ │ │ cmppne r5, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - blx feda2980 <__read_chk@plt+0xfed3d5ac> │ │ │ │ + blx 9a2980 <__read_chk@plt+0x93d5ac> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fxc, r3 @ │ │ │ │ @ instruction: 0xf100079e │ │ │ │ @ instruction: 0xf8df80f5 │ │ │ │ orrcs r3, r4, r8, asr #23 │ │ │ │ stmiapl r3!, {sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - blx fe9229a4 <__read_chk@plt+0xfe8bd5d0> │ │ │ │ + blx 5229a4 <__read_chk@plt+0x4bd5d0> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x310df893 │ │ │ │ streq pc, [r0, #-19]! @ 0xffffffed │ │ │ │ @ instruction: 0xf141d169 │ │ │ │ - @ instruction: 0xf13df875 │ │ │ │ - teqplt r8, r3, asr #27 @ p-variant is OBSOLETE │ │ │ │ - stc2l 1, cr15, [r0, #244] @ 0xf4 │ │ │ │ + @ instruction: 0xf13df83d │ │ │ │ + teqplt r8, fp, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + stc2 1, cr15, [r8, #244] @ 0xf4 │ │ │ │ @ instruction: 0x11aff240 │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ - blx fe3a29d0 <__read_chk@plt+0xfe33d5fc> │ │ │ │ + @ instruction: 0xf9fcf199 │ │ │ │ @ instruction: 0xf113980b │ │ │ │ - stmdacs r0, {r0, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, ip, r0, asr #5 │ │ │ │ @ instruction: 0xf113980b │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ vstrls d13, [fp, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0xf1134628 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ blls 31d018 <__read_chk@plt+0x2b7c44> │ │ │ │ msrmi SPSR_fs, #170917888 @ 0xa300000 │ │ │ │ stmdblt r3!, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0464628 │ │ │ │ - stmdacs r0, {r0, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf09cdb18 │ │ │ │ - stmdals fp, {r0, r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - stc2l 1, cr15, [r0], {128} @ 0x80 │ │ │ │ + stmdals fp, {r0, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldc2 1, cr15, [r0], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81ea │ │ │ │ andcs r3, r5, #72, 22 @ 0x12000 │ │ │ │ blne 11a4738 <__read_chk@plt+0x113f364> │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmdavs ip, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ bl 1d243c0 <__read_chk@plt+0x1cbefec> │ │ │ │ @@ -1041,86 +1041,86 @@ │ │ │ │ @ instruction: 0xf8df9e07 │ │ │ │ bne cecff4 <__read_chk@plt+0xc87c20> │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stc 7, cr15, [r0], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0xf803683b │ │ │ │ @ instruction: 0xf7ff9006 │ │ │ │ @ instruction: 0xf01bb99a │ │ │ │ - @ instruction: 0x2000fcbd │ │ │ │ + andcs pc, r0, r3, lsl #25 │ │ │ │ mcr 7, 6, pc, cr6, cr13, {7} @ │ │ │ │ - mrc2 1, 1, pc, cr8, cr12, {3} │ │ │ │ + stc2 1, cr15, [r8, #496]! @ 0x1f0 │ │ │ │ blt 1324434 <__read_chk@plt+0x12bf060> │ │ │ │ bne ff4a47b8 <__read_chk@plt+0xff43f3e4> │ │ │ │ strtmi r3, [r8], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf1774479 │ │ │ │ - stmdacs r0, {r0, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibge r3, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ bcc ff0a47cc <__read_chk@plt+0xff03f3f8> │ │ │ │ stmiapl r3!, {r2, r5, r7, r8, sp}^ │ │ │ │ ldrmi r9, [sl], -r7, lsl #6 │ │ │ │ - blx 5a2ac0 <__read_chk@plt+0x53d6ec> │ │ │ │ + @ instruction: 0xf984f199 │ │ │ │ ldmiblt r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ beq feca47e0 <__read_chk@plt+0xfec3f40c> │ │ │ │ ldrbtmi r2, [r8], #-513 @ 0xfffffdff │ │ │ │ - stc2 0, cr15, [sl, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xf91ef01c │ │ │ │ + ldc2l 0, cr15, [r0], #108 @ 0x6c │ │ │ │ + @ instruction: 0xf8e4f01c │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ mcr 7, 5, pc, cr2, cr13, {7} @ │ │ │ │ bcs fe7a47f8 <__read_chk@plt+0xfe73f424> │ │ │ │ strb r4, [r5, #-1146] @ 0xfffffb86 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addeq pc, r4, #13828096 @ 0xd30000 │ │ │ │ - @ instruction: 0xff1af19c │ │ │ │ + mcr2 1, 4, pc, cr10, cr12, {4} @ │ │ │ │ @ instruction: 0xf8c39b0c │ │ │ │ @ instruction: 0xf7ff0294 │ │ │ │ strdcs fp, [r0, -r8] │ │ │ │ @ instruction: 0xf9f4f00f │ │ │ │ mcrrne 6, 0, r4, r6, cr5 │ │ │ │ cmpphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ adcscc pc, r8, #13828096 @ 0xd30000 │ │ │ │ adcsle r2, r8, r0, lsl #22 │ │ │ │ @ instruction: 0x079c7e1b │ │ │ │ cmpphi lr, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5039b0b │ │ │ │ eorscc r5, r8, sl, asr #32 │ │ │ │ - mrc2 1, 2, pc, cr2, cr11, {2} │ │ │ │ + mrc2 1, 0, pc, cr10, cr11, {2} │ │ │ │ @ instruction: 0xf113e7ad │ │ │ │ - stcls 13, cr15, [ip, #-948] @ 0xfffffc4c │ │ │ │ + stcls 13, cr15, [ip, #-724] @ 0xfffffd2c │ │ │ │ @ instruction: 0x3101f895 │ │ │ │ movweq pc, #864 @ 0x360 @ │ │ │ │ smlabbcc r1, r5, r8, pc @ │ │ │ │ - mrc2 1, 1, pc, cr2, cr3, {0} │ │ │ │ + ldc2l 1, cr15, [sl, #76]! @ 0x4c │ │ │ │ @ instruction: 0x3101f895 │ │ │ │ movteq pc, #4960 @ 0x1360 @ │ │ │ │ smlabbcc r1, r5, r8, pc @ │ │ │ │ bllt 15644f0 <__read_chk@plt+0x14ff11c> │ │ │ │ - mrc2 1, 2, pc, cr12, cr1, {3} │ │ │ │ + mcr2 1, 1, pc, cr4, cr1, {3} @ │ │ │ │ bllt ba44f8 <__read_chk@plt+0xb3f124> │ │ │ │ orrscs r2, r4, r1, lsl #4 │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - @ instruction: 0xf7fff9bf │ │ │ │ + @ instruction: 0xf7fff92f │ │ │ │ andcs fp, r1, #20, 20 @ 0x14000 │ │ │ │ teqpcs r7, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - strbt pc, [sl], #-2487 @ 0xfffff649 @ │ │ │ │ + strbt pc, [sl], #-2343 @ 0xfffff6d9 @ │ │ │ │ vhsub.s8 d18, d0, d1 │ │ │ │ @ instruction: 0x200011bb │ │ │ │ - @ instruction: 0xf9b0f199 │ │ │ │ + @ instruction: 0xf920f199 │ │ │ │ andcs lr, r1, #786432 @ 0xc0000 │ │ │ │ bicne pc, r1, r0, asr #4 │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - ldrb pc, [r3], #-2473 @ 0xfffff657 @ │ │ │ │ + ldrb pc, [r3], #-2329 @ 0xfffff6e7 @ │ │ │ │ bicscs r2, sl, r1, lsl #4 │ │ │ │ @ instruction: 0xf1992000 │ │ │ │ - strb pc, [r4], #-2467 @ 0xfffff65d @ │ │ │ │ + strb pc, [r4], #-2323 @ 0xfffff6ed @ │ │ │ │ @ instruction: 0xf1832002 │ │ │ │ - movwcs pc, #44273 @ 0xacf1 @ │ │ │ │ + movwcs pc, #44129 @ 0xac61 @ │ │ │ │ andhi r6, r3, r8, lsr r0 │ │ │ │ stmdblt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmibcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ andcs r1, r0, r4, asr #19 │ │ │ │ stmiapl r3!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7fe681c │ │ │ │ @@ -1128,16 +1128,16 @@ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ svc 0x0014f7fd │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ mcr 7, 1, pc, cr2, cr13, {7} @ │ │ │ │ stmibeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf01b4478 │ │ │ │ - @ instruction: 0xf01cfc9d │ │ │ │ - @ instruction: 0xf04ff891 │ │ │ │ + @ instruction: 0xf01cfc63 │ │ │ │ + @ instruction: 0xf04ff857 │ │ │ │ @ instruction: 0xf7fd30ff │ │ │ │ @ instruction: 0xf8dfee16 │ │ │ │ andcs r1, r5, #144, 18 @ 0x240000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ b fe224598 <__read_chk@plt+0xfe1bf1c4> │ │ │ │ ldmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ vst1.8 {d25-d26}, [pc], sl │ │ │ │ @@ -1152,23 +1152,23 @@ │ │ │ │ strls lr, [r0, -r6, lsl #25] │ │ │ │ strmi pc, [r0, r7, lsl #10] │ │ │ │ @ instruction: 0xf8da2305 │ │ │ │ andcs r0, r3, #0 │ │ │ │ @ instruction: 0xf04f4619 │ │ │ │ @ instruction: 0xf8870c00 │ │ │ │ @ instruction: 0xf0e4cfff │ │ │ │ - ldmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r6, r2, sl, lsr #16 │ │ │ │ ldrb r6, [lr], -fp, lsr #32 │ │ │ │ subsmi pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ addeq pc, r3, #192, 4 │ │ │ │ @ instruction: 0xf7ff602a │ │ │ │ vpadd.i8 , q8, q4 │ │ │ │ @ instruction: 0xf19911bf │ │ │ │ - ldr pc, [r1], #-2367 @ 0xfffff6c1 │ │ │ │ + ldr pc, [r1], #-2223 @ 0xfffff751 │ │ │ │ ldmdbne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ @ instruction: 0xf8daea4c │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ vst2. {d18-d19}, [pc :64], r8 │ │ │ │ @ instruction: 0xf50341a0 │ │ │ │ @@ -1182,15 +1182,15 @@ │ │ │ │ mcrr 7, 15, pc, r8, cr14 @ │ │ │ │ stcmi 5, cr15, [r0], {7} │ │ │ │ movwcs r9, #22272 @ 0x5700 │ │ │ │ andcs r2, r3, #0, 14 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf88c4619 │ │ │ │ @ instruction: 0xf0e47fff │ │ │ │ - strhtvs pc, [pc], -sp @ │ │ │ │ + eorvs pc, pc, r5, lsl #23 │ │ │ │ @ instruction: 0xe64e6037 │ │ │ │ stmiane r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ b 824668 <__read_chk@plt+0x7bf294> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdacs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @@ -1204,26 +1204,26 @@ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ smladls r0, sl, ip, lr │ │ │ │ svcpl 0x00fff886 │ │ │ │ ldrmi r2, [r9], -r5, lsl #6 │ │ │ │ @ instruction: 0xf8da2203 │ │ │ │ @ instruction: 0xf0e40000 │ │ │ │ - @ instruction: 0xf8dafb91 │ │ │ │ + @ instruction: 0xf8dafb59 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ strhcc r5, [r8], -r3 │ │ │ │ - blx fee22cd8 <__read_chk@plt+0xfedbd904> │ │ │ │ + blx a22cd8 <__read_chk@plt+0x9bd904> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdaeq ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34478 │ │ │ │ @ instruction: 0xf19c55d4 │ │ │ │ - @ instruction: 0xf8dafdf1 │ │ │ │ + @ instruction: 0xf8dafd61 │ │ │ │ @ instruction: 0x212c3000 │ │ │ │ strpl pc, [r0, #1285] @ 0x505 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbteq pc, [r8], -r5, asr #17 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x0668f8d3 │ │ │ │ @@ -1243,30 +1243,30 @@ │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ @ instruction: 0x463833ff │ │ │ │ bl ff324738 <__read_chk@plt+0xff2bf364> │ │ │ │ svcpl 0x00fff886 │ │ │ │ movwcs r9, #22272 @ 0x5700 │ │ │ │ ldrmi r2, [r9], -r3, lsl #4 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blx 1122ae6 <__read_chk@plt+0x10bd712> │ │ │ │ + blx 322ae6 <__read_chk@plt+0x2bd712> │ │ │ │ @ instruction: 0xf8dfe5e2 │ │ │ │ andcs r3, r5, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0x17d8f8df │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmdavs ip, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmib r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r2], -r1, lsl #2 │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ @ instruction: 0x4628ee12 │ │ │ │ stc 7, cr15, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ - @ instruction: 0xf964f0e5 │ │ │ │ + @ instruction: 0xf92cf0e5 │ │ │ │ blls 3601f8 <__read_chk@plt+0x2fae24> │ │ │ │ subpl pc, sl, r3, lsl #10 │ │ │ │ - stc2l 1, cr15, [r8], #516 @ 0x204 │ │ │ │ + mrrc2 1, 8, pc, r8, cr1 @ │ │ │ │ strmi r9, [r6], -sl, lsl #22 │ │ │ │ orrmi pc, r8, #170917888 @ 0xa300000 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ @ instruction: 0x3604d03e │ │ │ │ stmdale lr, {r0, r1, r9, sl, fp, sp} │ │ │ │ @ instruction: 0xf006e8df │ │ │ │ eoreq r1, lr, #7077888 @ 0x6c0000 │ │ │ │ @@ -1274,15 +1274,15 @@ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fe2000 │ │ │ │ @ instruction: 0x4601e97a │ │ │ │ @ instruction: 0xf7fe2001 │ │ │ │ andcs lr, sp, r0, lsl #28 │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr13, {7} │ │ │ │ @ instruction: 0xf180980b │ │ │ │ - @ instruction: 0xf04ffadf │ │ │ │ + @ instruction: 0xf04ffa4f │ │ │ │ @ instruction: 0xf7fd30ff │ │ │ │ @ instruction: 0xf8dfecf4 │ │ │ │ ldrbtmi r1, [r9], #-1896 @ 0xfffff898 │ │ │ │ @ instruction: 0xf8dfe7e9 │ │ │ │ andcs r1, r5, #100, 14 @ 0x1900000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stmdb r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -1300,68 +1300,68 @@ │ │ │ │ @ instruction: 0xe7eb4478 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x211ff893 │ │ │ │ svclt 0x00420795 │ │ │ │ @ instruction: 0xf8d32201 │ │ │ │ sbcsvs r3, sl, r0, lsl #5 │ │ │ │ - blx 1b22e42 <__read_chk@plt+0x1abda6e> │ │ │ │ + blx ff722e40 <__read_chk@plt+0xff6bda6c> │ │ │ │ @ instruction: 0xf8959d0c │ │ │ │ vshr.u64 q8, q14, #64 │ │ │ │ @ instruction: 0xf18000c0 │ │ │ │ - svcls 0x000bfadd │ │ │ │ + svcls 0x000bfa4d │ │ │ │ @ instruction: 0x1708f8df │ │ │ │ @ instruction: 0xf1072280 │ │ │ │ movwls r0, #29476 @ 0x7324 │ │ │ │ @ instruction: 0x46184479 │ │ │ │ stc 7, cr15, [r8], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf1084638 │ │ │ │ - @ instruction: 0xf8b5fed5 │ │ │ │ + @ instruction: 0xf8b5fe9d │ │ │ │ vld4. {d3-d6}, [r3 :256], r4 │ │ │ │ vst2.32 {d23-d26}, [r3 :128], r0 │ │ │ │ @ instruction: 0xf8a57380 │ │ │ │ @ instruction: 0xf18130f4 │ │ │ │ - @ instruction: 0xf8dffe95 │ │ │ │ + @ instruction: 0xf8dffe05 │ │ │ │ strcs r0, [r0, #-1760] @ 0xfffff920 │ │ │ │ strtmi r2, [sl], -r1, lsl #6 │ │ │ │ movwls r4, #9769 @ 0x2629 │ │ │ │ @ instruction: 0x462b4478 │ │ │ │ strpl lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ stmib sp, {r0, r1, r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf0a55500 │ │ │ │ - @ instruction: 0xf8dffda7 │ │ │ │ + @ instruction: 0xf8dffd6f │ │ │ │ @ instruction: 0xf8df36c4 │ │ │ │ ldrbtmi r2, [fp], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [sl], #-1728 @ 0xfffff940 │ │ │ │ ssatne pc, #29, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ movwls r0, #1724 @ 0x6bc │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrbtmi r3, [r8], #-1720 @ 0xfffff948 │ │ │ │ strpl lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf15c447b │ │ │ │ - @ instruction: 0xf8daf8d5 │ │ │ │ + @ instruction: 0xf8daf89d │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d12 │ │ │ │ bcs 1672e0 <__read_chk@plt+0x101f0c> │ │ │ │ @ instruction: 0xf8dfd807 │ │ │ │ stmiapl r2!, {r3, r4, r7, r9, sl, sp} │ │ │ │ bcs 2c092c <__read_chk@plt+0x25b558> │ │ │ │ ldreq sp, [r8, r1, lsl #24] │ │ │ │ @ instruction: 0xf8dfd50f │ │ │ │ andcs r1, r5, #140, 12 @ 0x8c00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldm sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r5, lsl #2 │ │ │ │ strmi r2, [r8], -r9, lsl #4 │ │ │ │ - @ instruction: 0xffbcf09c │ │ │ │ + @ instruction: 0xff84f09c │ │ │ │ @ instruction: 0xf09e2000 │ │ │ │ - stmdals sl, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals sl, {r0, r1, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ rsbmi pc, ip, #160, 12 @ 0xa000000 │ │ │ │ svcne 0x00196813 │ │ │ │ vmla.i8 d18, d0, d1 │ │ │ │ ldmdblt r3!, {r0, r2, r3, r6, r7, pc} │ │ │ │ @ instruction: 0xf8929a0c │ │ │ │ @ instruction: 0xf01220fd │ │ │ │ @ instruction: 0xf0400f05 │ │ │ │ @@ -1397,15 +1397,15 @@ │ │ │ │ cdpls 2, 0, cr8, cr12, cr6, {3} │ │ │ │ smlalsne pc, lr, r6, r8 @ │ │ │ │ @ instruction: 0xf100078f │ │ │ │ bcs 880a8 <__read_chk@plt+0x22cd4> │ │ │ │ strhi pc, [r7, #0]! │ │ │ │ orrne pc, r6, #-1811939327 @ 0x94000001 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - @ instruction: 0xf8fcf181 │ │ │ │ + @ instruction: 0xf86cf181 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ andcs r9, r1, #720896 @ 0xb0000 │ │ │ │ msreq CPSR_fs, #35 @ 0x23 │ │ │ │ @ instruction: 0xf0434629 │ │ │ │ @ instruction: 0xf886030c │ │ │ │ @ instruction: 0xf8df30f4 │ │ │ │ stmiapl r3!, {r3, r5, r7, r8, sl, ip, sp}^ │ │ │ │ @@ -1469,24 +1469,24 @@ │ │ │ │ stmdacs r0, {r2, r3, sp, lr} │ │ │ │ rschi pc, r3, r0 │ │ │ │ stmdbcs r0, {r0, r4, r7, fp, sp, lr} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ blcs 1d273c <__read_chk@plt+0x16d368> │ │ │ │ @ instruction: 0xf000463a │ │ │ │ @ instruction: 0xf0e881c6 │ │ │ │ - @ instruction: 0x4604fa35 │ │ │ │ + @ instruction: 0x4604f9fd │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ andcs fp, r5, fp, lsr r1 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ - mcr2 0, 6, pc, cr6, cr12, {4} @ │ │ │ │ + mcr2 0, 4, pc, cr14, cr12, {4} @ │ │ │ │ @ instruction: 0xf1834638 │ │ │ │ - stmdals fp, {r0, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf01a4621 │ │ │ │ - blls 325be4 <__read_chk@plt+0x2c0810> │ │ │ │ + blls 325afc <__read_chk@plt+0x2c0728> │ │ │ │ @ instruction: 0xf6a32200 │ │ │ │ @ instruction: 0xf6a34078 │ │ │ │ @ instruction: 0xf5a34174 │ │ │ │ andvs r6, r2, r7, asr #6 │ │ │ │ blls 37eb7c <__read_chk@plt+0x3197a8> │ │ │ │ @ instruction: 0xf893600a │ │ │ │ @ instruction: 0x065a30f4 │ │ │ │ @@ -1496,15 +1496,15 @@ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ strcs r8, [r0, #-1025] @ 0xfffffbff │ │ │ │ @ instruction: 0xf7fe6838 │ │ │ │ ldmdavs pc!, {r2, r6, r7, r8, fp, sp, lr, pc}^ @ │ │ │ │ ldrmi r1, [sp], #-3203 @ 0xfffff37d │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ strcc r1, [r4, #-3432] @ 0xfffff298 │ │ │ │ - @ instruction: 0xf9f0f183 │ │ │ │ + @ instruction: 0xf960f183 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ @ instruction: 0xf6a34a78 │ │ │ │ @ instruction: 0xf8ca426c │ │ │ │ ldmdavs r4, {}^ @ │ │ │ │ @ instruction: 0xf8df7007 │ │ │ │ ldrbtmi r7, [pc], #-1064 @ 66b60 <__read_chk@plt+0x178c> │ │ │ │ @ instruction: 0xf8dae00e │ │ │ │ @@ -1529,63 +1529,63 @@ │ │ │ │ stmdb r5, {r2, r3, r4, r8, r9, sl}^ │ │ │ │ stmdb r5, {r0, r1, r2, sl, lr}^ │ │ │ │ @ instruction: 0xf1bb4405 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldmibmi r2!, {r0, r3, r4, r5, r8, pc}^ │ │ │ │ andcs r4, r2, sl, asr r6 │ │ │ │ @ instruction: 0xf17c4479 │ │ │ │ - ldrtmi pc, [fp], -r3, ror #19 @ │ │ │ │ + @ instruction: 0x463bf953 │ │ │ │ @ instruction: 0xf1a99f0a │ │ │ │ @ instruction: 0xf6a70110 │ │ │ │ ldmdavs r0, {r3, r4, r5, r6, r9, lr} │ │ │ │ andls r2, r0, #0, 4 │ │ │ │ andseq pc, r4, #1073741866 @ 0x4000002a │ │ │ │ - blx d22e22 <__read_chk@plt+0xcbda4e> │ │ │ │ + blx fff22e20 <__read_chk@plt+0xffebda4c> │ │ │ │ movtvs pc, #30119 @ 0x75a7 @ │ │ │ │ ldmdavs sl, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmibmi r6!, {r2, r3, r4, r8, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - @ instruction: 0xf9caf17c │ │ │ │ + @ instruction: 0xf93af17c │ │ │ │ andeq pc, r8, r9, lsr #3 │ │ │ │ - @ instruction: 0xffb4f166 │ │ │ │ + @ instruction: 0xff7cf166 │ │ │ │ vmull.s8 q9, d0, d0 │ │ │ │ stmdals sl, {r0, r3, r4, r5, r6, r7, pc} │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ subsmi pc, ip, #160, 12 @ 0xa000000 │ │ │ │ msrmi SPSR_fs, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xf5a06851 │ │ │ │ ldmvs fp, {r0, r1, r2, r6, r9, sp, lr} │ │ │ │ andcs r6, r0, #16, 16 @ 0x100000 │ │ │ │ - @ instruction: 0xf8acf099 │ │ │ │ + @ instruction: 0xf874f099 │ │ │ │ @ instruction: 0xf5a39b0a │ │ │ │ ldmdavs fp, {r0, r1, r2, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf1a9b11b │ │ │ │ @ instruction: 0xf1820010 │ │ │ │ - blls 326c38 <__read_chk@plt+0x2c1864> │ │ │ │ + blls 3269f8 <__read_chk@plt+0x2c1624> │ │ │ │ cmppmi ip, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ tstlt fp, fp, asr r8 │ │ │ │ andseq pc, r8, r5, lsr #3 │ │ │ │ - @ instruction: 0xfff6f182 │ │ │ │ + @ instruction: 0xff66f182 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmvs fp, {r2, r3, r5, r6, r8, r9, lr} │ │ │ │ @ instruction: 0xf1a9b11b │ │ │ │ @ instruction: 0xf0920004 │ │ │ │ - blls 326854 <__read_chk@plt+0x2c1480> │ │ │ │ + blls 326774 <__read_chk@plt+0x2c13a0> │ │ │ │ cmnpmi r8, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ andseq pc, r8, r9, lsr #3 │ │ │ │ - @ instruction: 0xffe4f182 │ │ │ │ + @ instruction: 0xff54f182 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs fp, {r2, r4, r5, r6, r8, r9, lr} │ │ │ │ @ instruction: 0xf1a9b11b │ │ │ │ @ instruction: 0xf1820014 │ │ │ │ - stmdals fp, {r0, r1, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf01a4631 │ │ │ │ - @ instruction: 0xf04ffb73 │ │ │ │ + @ instruction: 0xf04ffb39 │ │ │ │ @ instruction: 0xe73234ff │ │ │ │ @ instruction: 0xf8939b0c │ │ │ │ @ instruction: 0x065930f4 │ │ │ │ addshi pc, fp, r0, lsl #2 │ │ │ │ @ instruction: 0xf6a0980a │ │ │ │ ldmdavs sl, {r2, r3, r5, r6, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @@ -1610,38 +1610,38 @@ │ │ │ │ movwls r4, #29275 @ 0x725b │ │ │ │ mrc 7, 6, APSR_nzcv, cr10, cr13, {7} │ │ │ │ andls r2, r0, r0, lsl #6 │ │ │ │ movwls r2, #4608 @ 0x1200 │ │ │ │ vst1.8 {d20-d22}, [pc :128], r8 │ │ │ │ stmdbls r7, {r7, r8, r9, sp, lr} │ │ │ │ strvs lr, [r2, -sp, asr #19] │ │ │ │ - stc2 1, cr15, [r6, #504]! @ 0x1f8 │ │ │ │ + ldc2 1, cr15, [r6, #-504] @ 0xfffffe08 │ │ │ │ stmdacs r3, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ orrmi pc, r8, #170917888 @ 0xa300000 │ │ │ │ andsle r6, r9, r8, lsl r0 │ │ │ │ sbcsle r2, sp, r4, lsl #16 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ blls 307fac <__read_chk@plt+0x2a2bd8> │ │ │ │ stccc 8, cr15, [r8], {19} │ │ │ │ ldmibmi r9, {r0, r1, r5, r7, r8, fp, ip, sp, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd2000 │ │ │ │ @ instruction: 0x2100eeba │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf09c2004 │ │ │ │ - stmdals fp, {r0, r1, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - blx 4a2dba <__read_chk@plt+0x43d9e6> │ │ │ │ + blx ff622db8 <__read_chk@plt+0xff5bd9e4> │ │ │ │ rsble r2, r7, r0, lsl #28 │ │ │ │ strb r2, [r1, r0, lsl #12] │ │ │ │ @ instruction: 0xf1634628 │ │ │ │ - strtmi pc, [r8], -r7, asr #29 │ │ │ │ - cdp2 1, 9, cr15, cr0, cr3, {3} │ │ │ │ + strtmi pc, [r8], -pc, lsl #29 │ │ │ │ + cdp2 1, 5, cr15, cr8, cr3, {3} │ │ │ │ @ instruction: 0xf1774628 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ ldrthi pc, [sp], #64 @ 0x40 @ │ │ │ │ @ instruction: 0xf6a29a0a │ │ │ │ @ instruction: 0xf892426c │ │ │ │ subsvs r3, r5, r4, ror #24 │ │ │ │ sbcsle r2, r6, r0, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ cmpphi r5, #0 @ p-variant is OBSOLETE │ │ │ │ @@ -1653,154 +1653,154 @@ │ │ │ │ mcr 7, 4, pc, cr6, cr13, {7} @ │ │ │ │ @ instruction: 0x4605497e │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7fd2000 │ │ │ │ strmi lr, [r4], -r0, lsl #29 │ │ │ │ stmdb lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1776800 │ │ │ │ - andcs pc, r4, #1344 @ 0x540 │ │ │ │ + andcs pc, r4, #56576 @ 0xdd00 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ tstcs r3, fp, lsr #12 │ │ │ │ @ instruction: 0xf15b4610 │ │ │ │ - stmdals fp, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf01a2100 │ │ │ │ - vstrls s30, [ip, #-828] @ 0xfffffcc4 │ │ │ │ + vstrls s30, [ip, #-596] @ 0xfffffdac │ │ │ │ teqpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - cdp2 1, 14, cr15, cr10, cr0, {4} │ │ │ │ + cdp2 1, 5, cr15, cr10, cr0, {4} │ │ │ │ ldrsbcc pc, [r0, #-133] @ 0xffffff7b @ │ │ │ │ blls 353294 <__read_chk@plt+0x2edec0> │ │ │ │ subpl pc, r5, r3, lsl #10 │ │ │ │ @ instruction: 0xf1823010 │ │ │ │ - bls 3a6a80 <__read_chk@plt+0x3416ac> │ │ │ │ + bls 3a6840 <__read_chk@plt+0x34146c> │ │ │ │ @ instruction: 0xf8c22300 │ │ │ │ strb r3, [pc, -ip, asr #2] │ │ │ │ andcs r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r3, [r9], #-1791 @ 0xfffff901 │ │ │ │ mrc 7, 2, APSR_nzcv, cr0, cr13, {7} │ │ │ │ strmi r9, [r3], -sl, lsl #20 │ │ │ │ @ instruction: 0xf6a22103 │ │ │ │ ldmdavs r2, {r2, r4, r5, r6, r9, lr} │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf15b4610 │ │ │ │ - smuadx r1, fp, sl │ │ │ │ + str pc, [r1, -r3, lsl #20] │ │ │ │ stmiapl r6!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ bmi 1860b8c <__read_chk@plt+0x17fb7b8> │ │ │ │ uxtab r4, r0, sl, ror #8 │ │ │ │ ldrsblt pc, [r8, #-143]! @ 0xffffff71 @ │ │ │ │ @ instruction: 0xe6c244fb │ │ │ │ @ instruction: 0xf0039c0c │ │ │ │ @ instruction: 0xf884033f │ │ │ │ @ instruction: 0xf18030f4 │ │ │ │ - @ instruction: 0xf8d4feb7 │ │ │ │ + @ instruction: 0xf8d4fe27 │ │ │ │ @ instruction: 0xb12b3150 │ │ │ │ @ instruction: 0xf5039b0b │ │ │ │ andscc r5, r0, r5, asr #32 │ │ │ │ - cdp2 1, 15, cr15, cr0, cr2, {4} │ │ │ │ + cdp2 1, 6, cr15, cr0, cr2, {4} │ │ │ │ movwcs r9, #2572 @ 0xa0c │ │ │ │ smlalbtcc pc, ip, r2, r8 @ │ │ │ │ @ instruction: 0xf0e8e65e │ │ │ │ - strmi pc, [r4], -r5, lsl #17 │ │ │ │ + strmi pc, [r4], -sp, asr #16 │ │ │ │ bcs a074c <__read_chk@plt+0x3b378> │ │ │ │ addshi pc, lr, #64 @ 0x40 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmvs r0!, {r2, r3, r5, r6, r9, sl, lr}^ │ │ │ │ - @ instruction: 0xf97af070 │ │ │ │ + @ instruction: 0xf942f070 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ addhi pc, r2, #0 │ │ │ │ stmdbcs r0, {r0, r4, r5, r7, fp, sp, lr} │ │ │ │ rsbshi pc, r3, #0 │ │ │ │ stmiapl r2!, {r3, r6, r9, fp, lr} │ │ │ │ @ instruction: 0xf0004290 │ │ │ │ stmdbmi r7, {r5, r6, r9, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ tstcs r3, r6, lsl #28 │ │ │ │ andcs r4, r4, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf09c2005 │ │ │ │ - stmdals fp, {r0, r1, r2, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - blx 17a2f20 <__read_chk@plt+0x173db4c> │ │ │ │ + blx 922f20 <__read_chk@plt+0x8bdb4c> │ │ │ │ @ instruction: 0x9d0b990c │ │ │ │ smlalscs pc, r4, r1, r8 @ │ │ │ │ @ instruction: 0xf0424628 │ │ │ │ @ instruction: 0xf8810208 │ │ │ │ bmi b6f29c <__read_chk@plt+0xb09ec8> │ │ │ │ stmiapl r2!, {r0, r3, r4, r9, sl, lr} │ │ │ │ stmib sp, {r3, r9, ip, pc}^ │ │ │ │ ldrmi r3, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0182201 │ │ │ │ strtmi pc, [r8], -r9, asr #17 │ │ │ │ - @ instruction: 0xf9f4f075 │ │ │ │ - blx 17a34ee <__read_chk@plt+0x173e11a> │ │ │ │ + @ instruction: 0xf9bcf075 │ │ │ │ + blx ff3a34ec <__read_chk@plt+0xff33e118> │ │ │ │ svclt 0x0000e51f │ │ │ │ - andseq r9, lr, lr, lsl sp │ │ │ │ - andseq r9, lr, sl, lsl #26 │ │ │ │ + andseq r9, lr, r2, asr #23 │ │ │ │ + andseq r9, lr, lr, lsr #23 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mulseq lr, r2, ip │ │ │ │ + andseq r9, lr, r6, lsr fp │ │ │ │ andeq r8, r1, r3, ror r2 │ │ │ │ - andseq r9, lr, r6, asr #16 │ │ │ │ - andseq r7, lr, r4, ror #3 │ │ │ │ + andseq r9, lr, sl, ror #13 │ │ │ │ + ldrheq r7, [lr], -ip │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - andseq r9, lr, sl, asr #16 │ │ │ │ - @ instruction: 0x001e97d4 │ │ │ │ - andseq r9, lr, r4, asr #21 │ │ │ │ - andseq r9, lr, r8, ror #13 │ │ │ │ - andseq r9, lr, sl, ror #19 │ │ │ │ - andseq r9, lr, ip, lsl #18 │ │ │ │ - @ instruction: 0x001e98b2 │ │ │ │ - andseq r9, lr, r8, ror r8 │ │ │ │ - andseq r9, lr, lr, asr #16 │ │ │ │ - andseq r9, lr, r6, asr r6 │ │ │ │ - andseq r9, lr, ip, lsr #18 │ │ │ │ - andseq r9, lr, lr, asr r9 │ │ │ │ - andseq r9, lr, lr, ror r9 │ │ │ │ - andseq r9, lr, lr, lsr r9 │ │ │ │ - andseq r9, lr, r4, lsl #18 │ │ │ │ - andseq r9, lr, r8, lsl r9 │ │ │ │ - eoreq lr, sl, r4, asr #14 │ │ │ │ - ldrhteq r5, [r4], -ip │ │ │ │ + andseq r9, lr, lr, ror #13 │ │ │ │ + andseq r9, lr, r8, ror r6 │ │ │ │ + andseq r9, lr, r8, ror #18 │ │ │ │ + andseq r9, lr, ip, lsl #11 │ │ │ │ + andseq r9, lr, lr, lsl #17 │ │ │ │ + @ instruction: 0x001e97b0 │ │ │ │ + andseq r9, lr, r6, asr r7 │ │ │ │ + andseq r9, lr, ip, lsl r7 │ │ │ │ + @ instruction: 0x001e96f2 │ │ │ │ + @ instruction: 0x001e94fa │ │ │ │ + @ instruction: 0x001e97d0 │ │ │ │ + andseq r9, lr, r2, lsl #16 │ │ │ │ + andseq r9, lr, r2, lsr #16 │ │ │ │ + andseq r9, lr, r2, ror #15 │ │ │ │ + andseq r9, lr, r8, lsr #15 │ │ │ │ + @ instruction: 0x001e97bc │ │ │ │ + eoreq lr, sl, r8, ror #11 │ │ │ │ + eorseq r4, r4, r0, asr pc │ │ │ │ muleq r1, r3, r1 │ │ │ │ andeq r8, r1, fp, ror #2 │ │ │ │ andeq r8, r1, sp, ror r1 │ │ │ │ andeq r8, r1, r5, asr #2 │ │ │ │ andeq r8, r1, fp, lsr r1 │ │ │ │ andeq r8, r1, sp, asr r1 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x001e98be │ │ │ │ + andseq r9, lr, r2, ror #14 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, r1, sl, ror #10 │ │ │ │ - andseq r9, lr, ip, ror r6 │ │ │ │ - andseq r9, lr, r6, ror #12 │ │ │ │ - andseq r9, lr, lr, lsl r5 │ │ │ │ - @ instruction: 0x001e94d0 │ │ │ │ - andseq r9, lr, r6, ror #13 │ │ │ │ - @ instruction: 0x001e96f2 │ │ │ │ - andseq r9, lr, lr, ror #8 │ │ │ │ + eorseq r9, r1, lr, lsl #8 │ │ │ │ + andseq r9, lr, r0, lsr #10 │ │ │ │ + andseq r9, lr, sl, lsl #10 │ │ │ │ + andseq r9, lr, r2, asr #7 │ │ │ │ + andseq r9, lr, r4, ror r3 │ │ │ │ + andseq r9, lr, sl, lsl #11 │ │ │ │ + mulseq lr, r6, r5 │ │ │ │ + andseq r9, lr, r2, lsl r3 │ │ │ │ andeq r1, r0, r0, lsl #4 │ │ │ │ - mlaeq r2, r8, sl, lr │ │ │ │ - mlaeq r2, r0, sl, lr │ │ │ │ + eoreq lr, r2, ip, lsr r9 │ │ │ │ + eoreq lr, r2, r4, lsr r9 │ │ │ │ andeq r1, r0, r4, asr #10 │ │ │ │ - andseq r9, lr, r8, ror #7 │ │ │ │ + andseq r9, lr, ip, lsl #5 │ │ │ │ @ instruction: 0xf8939b0c │ │ │ │ smmlsreq fp, r4, r0, r3 │ │ │ │ bls 39c428 <__read_chk@plt+0x337054> │ │ │ │ @ instruction: 0x3100f892 │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ smlabbcc r0, r2, r8, pc @ │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs sp, {r2, r3, r5, r6, r8, r9, lr} │ │ │ │ blls 355590 <__read_chk@plt+0x2f01bc> │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf045b14b │ │ │ │ - teqplt r0, fp @ @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r3, asr #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8929a0c │ │ │ │ vrhadd.u32 d19, d5, d0 │ │ │ │ @ instruction: 0xf8820341 │ │ │ │ @ instruction: 0xf8da3100 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlsreq sp, sp, r0, r3 │ │ │ │ @@ -1812,30 +1812,30 @@ │ │ │ │ cmnpne ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stcls 0, cr8, [sl, #-532] @ 0xfffffdec │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0x26ccf8df │ │ │ │ streq pc, [r8], -r5, lsr #3 │ │ │ │ @ instruction: 0x4630447a │ │ │ │ - mrc2 1, 4, pc, cr2, cr6, {3} │ │ │ │ + mrc2 1, 2, pc, cr10, cr6, {3} │ │ │ │ msrmi SPSR_fs, #173015040 @ 0xa500000 │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ stcls 0, cr13, [ip, #-384] @ 0xfffffe80 │ │ │ │ smlalscs pc, r4, r5, r8 @ │ │ │ │ ldrhtcc pc, [r4], #133 @ 0x85 @ │ │ │ │ vld2. {d0,d2}, [r3 :64], r2 │ │ │ │ b 1143ed4 <__read_chk@plt+0x10deb00> │ │ │ │ @ instruction: 0xf8a51382 │ │ │ │ @ instruction: 0xf18030f4 │ │ │ │ - @ instruction: 0xf895fdab │ │ │ │ + @ instruction: 0xf895fd1b │ │ │ │ @ instruction: 0x079930f5 │ │ │ │ @ instruction: 0xf01ad440 │ │ │ │ - strmi pc, [r5], -pc, asr #29 │ │ │ │ + @ instruction: 0x4605fe95 │ │ │ │ @ instruction: 0xf0ceb358 │ │ │ │ - strmi pc, [r5], -pc, lsr #30 │ │ │ │ + @ instruction: 0x4605fef7 │ │ │ │ @ instruction: 0xf8dab960 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ tstlt fp, ip, ror #1 │ │ │ │ blcs 1f450f8 <__read_chk@plt+0x1edfd24> │ │ │ │ mrshi pc, (UNDEF: 67) @ │ │ │ │ @@ -1854,60 +1854,60 @@ │ │ │ │ andvs r4, sl, r3, lsl r6 │ │ │ │ @ instruction: 0xf8dfe7e7 │ │ │ │ andcs r1, r5, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ strtmi lr, [r9], -lr, ror #25 │ │ │ │ andcs r4, sl, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf09c2002 │ │ │ │ - strb pc, [r6, pc, asr #23] @ │ │ │ │ + bfi pc, r7, (invalid: 23:6) @ │ │ │ │ @ instruction: 0x2624f8df │ │ │ │ @ instruction: 0xe7ea447a │ │ │ │ @ instruction: 0x1620f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ andcs lr, sl, #220, 24 @ 0xdc00 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf09c2002 │ │ │ │ - @ instruction: 0xe7b0fbbd │ │ │ │ + ldr pc, [r0, r5, lsl #23]! │ │ │ │ @ instruction: 0x46284631 │ │ │ │ - @ instruction: 0xff2ef106 │ │ │ │ + cdp2 1, 15, cr15, cr6, cr6, {0} │ │ │ │ ldrle r0, [r4], #-1984 @ 0xfffff840 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs sl, {r2, r3, r5, r6, r8, r9, lr} │ │ │ │ orrsle r2, r2, r0, lsl #20 │ │ │ │ blcs 8128c <__read_chk@plt+0x1beb8> │ │ │ │ @ instruction: 0xf1a9d08f │ │ │ │ @ instruction: 0xf1820008 │ │ │ │ - str pc, [sl, r7, lsl #27] │ │ │ │ + @ instruction: 0xe78afcf7 │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ @ instruction: 0xe7761294 │ │ │ │ - mrc2 1, 0, pc, cr8, cr2, {0} │ │ │ │ + stc2l 1, cr15, [r0, #72]! @ 0x48 │ │ │ │ @ instruction: 0xf8dfe766 │ │ │ │ @ instruction: 0x462815d4 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldc 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r4, lsl #2 │ │ │ │ - blx fe5a33c6 <__read_chk@plt+0xfe53dff2> │ │ │ │ + blx 17a33c6 <__read_chk@plt+0x173dff2> │ │ │ │ blls 3210c8 <__read_chk@plt+0x2bbcf4> │ │ │ │ stmdals ip, {r0, r1, r8, sp} │ │ │ │ stcvs 8, cr15, [r8], {3} │ │ │ │ ldrhtcc pc, [sl], #128 @ 0x80 @ │ │ │ │ vmov.i32 d20, #-1174405120 @ 0xba000000 │ │ │ │ vabd.u32 d17, d17, d2 │ │ │ │ @ instruction: 0xf8a01288 │ │ │ │ stmdbls fp, {r1, r3, r4, r5, r6, r7, sp} │ │ │ │ @ instruction: 0xf10768c8 │ │ │ │ - @ instruction: 0xf8c8f9ff │ │ │ │ + @ instruction: 0xf8c8f9c7 │ │ │ │ stmdals ip, {} @ │ │ │ │ tstcs r1, fp, lsl sl │ │ │ │ addcc pc, r0, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0xf1a968d8 │ │ │ │ submi r0, r0, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0xff42f056 │ │ │ │ + @ instruction: 0xff0af056 │ │ │ │ strmi r9, [r1], -ip, lsl #20 │ │ │ │ ldrhtcc pc, [sl], #130 @ 0x82 @ │ │ │ │ orrne pc, r8, #-1677721599 @ 0x9c000001 │ │ │ │ rscscc pc, sl, r2, lsr #17 │ │ │ │ svcls 0x000ab140 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ andeq pc, r8, r7, lsr #3 │ │ │ │ @@ -1921,46 +1921,46 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fx, r3 @ │ │ │ │ strtle r0, [r2], #-1759 @ 0xfffff921 │ │ │ │ @ instruction: 0xf8d59d0c │ │ │ │ orrlt r3, r3, r0, lsl #5 │ │ │ │ tstcs r0, r8, lsl r8 │ │ │ │ @ instruction: 0xf0473802 │ │ │ │ - @ instruction: 0xf895faf1 │ │ │ │ + @ instruction: 0xf895fab9 │ │ │ │ @ instruction: 0xf0233100 │ │ │ │ @ instruction: 0xf8850302 │ │ │ │ @ instruction: 0xf8953100 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850304 │ │ │ │ blls 3335d4 <__read_chk@plt+0x2ce200> │ │ │ │ stmdals r7, {r9, sp} │ │ │ │ movwcs r6, #18649 @ 0x48d9 │ │ │ │ - blx ff823678 <__read_chk@plt+0xff7be2a4> │ │ │ │ + blx fea23678 <__read_chk@plt+0xfe9be2a4> │ │ │ │ @ instruction: 0xf8939b0c │ │ │ │ smmlsreq lr, r4, r0, r3 │ │ │ │ mrcge 5, 6, APSR_nzcv, cr10, cr15, {3} │ │ │ │ @ instruction: 0xf017e6d1 │ │ │ │ ldrb pc, [r9, r1, lsl #26] @ │ │ │ │ @ instruction: 0xf1a79f0a │ │ │ │ ldrtmi r0, [r0], -r8, lsl #12 │ │ │ │ - mrrc2 1, 6, pc, lr, cr3 @ │ │ │ │ + stc2 1, cr15, [r6], #-396 @ 0xfffffe74 │ │ │ │ @ instruction: 0xf1634630 │ │ │ │ - ldrtmi pc, [r0], -r7, lsr #24 @ │ │ │ │ - @ instruction: 0xf844f19c │ │ │ │ + ldrtmi pc, [r0], -pc, ror #23 @ │ │ │ │ + @ instruction: 0xffb4f19b │ │ │ │ stccc 8, cr15, [r8], {23} │ │ │ │ rsbmi pc, ip, #175112192 @ 0xa700000 │ │ │ │ blcs 7f388 <__read_chk@plt+0x19fb4> │ │ │ │ @ instruction: 0xf5a7d0ba │ │ │ │ ldmdavs lr, {r0, r1, r2, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ stcls 12, cr10, [ip, #-64] @ 0xffffffc0 │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ ldmdavs r8, {r0, r1, r7, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ - blx fed23384 <__read_chk@plt+0xfecbdfb0> │ │ │ │ + blx 1f23384 <__read_chk@plt+0x1ebdfb0> │ │ │ │ @ instruction: 0x3100f895 │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ smlabbcc r0, r5, r8, pc @ │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ @@ -1969,163 +1969,163 @@ │ │ │ │ bls 315f9c <__read_chk@plt+0x2b0bc8> │ │ │ │ @ instruction: 0xf6a24631 │ │ │ │ @ instruction: 0xf6a2435c │ │ │ │ andcs r4, r0, #108, 10 @ 0x1b000000 │ │ │ │ stmdavs r8!, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ addseq r0, fp, fp, asr r9 │ │ │ │ - blx fe4a3714 <__read_chk@plt+0xfe43e340> │ │ │ │ + blx 16a3714 <__read_chk@plt+0x163e340> │ │ │ │ stcle 8, cr2, [pc] @ 672b0 <__read_chk@plt+0x1edc> │ │ │ │ strbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ stmdavs r9!, {r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r9, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf15a2103 │ │ │ │ - @ instruction: 0xf1a9ffe5 │ │ │ │ + @ instruction: 0xf1a9ffad │ │ │ │ @ instruction: 0xf1820008 │ │ │ │ - stmdals fp, {r0, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - @ instruction: 0xf848f01a │ │ │ │ + @ instruction: 0xf80ef01a │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ @ instruction: 0xf1763124 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dad1cf │ │ │ │ ldmvs fp, {ip, sp}^ │ │ │ │ svclt 0x001f429e │ │ │ │ blls 2efb00 <__read_chk@plt+0x28a72c> │ │ │ │ cmppmi ip, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ bfi r6, sl, #0, #5 │ │ │ │ @ instruction: 0xf0239a0c │ │ │ │ @ instruction: 0xf8820340 │ │ │ │ @ instruction: 0xf18030f4 │ │ │ │ - @ instruction: 0xf7fffc51 │ │ │ │ + @ instruction: 0xf7fffbc1 │ │ │ │ @ instruction: 0xf8dfbb9a │ │ │ │ andcs r1, r5, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ strtmi lr, [r9], -r6, asr #23 │ │ │ │ andcs r4, sl, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf09c2002 │ │ │ │ - strt pc, [pc], r7, lsr #21 │ │ │ │ + strt pc, [pc], pc, ror #20 │ │ │ │ stmdb r5, {r1, r5, r8, sl, fp, sp, pc}^ │ │ │ │ stmdb r5, {r0, r1, r2, r8, r9, sl, ip, sp, lr}^ │ │ │ │ strbt r7, [r6], #-1797 @ 0xfffff8fb │ │ │ │ str r2, [sl, r0, lsl #12] │ │ │ │ @ instruction: 0xf6a39b0a │ │ │ │ ldmdavs r8, {r2, r3, r5, r6, r8, r9, lr}^ │ │ │ │ - stc2l 1, cr15, [lr, #-472] @ 0xfffffe28 │ │ │ │ + ldc2 1, cr15, [r6, #-472] @ 0xfffffe28 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldmdbvs lr, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmvs r0!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xff7af06f │ │ │ │ + @ instruction: 0xff42f06f │ │ │ │ blls 3537e0 <__read_chk@plt+0x2ee40c> │ │ │ │ blcs 813d0 <__read_chk@plt+0x1bffc> │ │ │ │ ldcge 4, cr15, [r1, #-508]! @ 0xfffffe04 │ │ │ │ andeq pc, r4, r9, lsr #3 │ │ │ │ - blx 1da35ba <__read_chk@plt+0x1d3e1e6> │ │ │ │ + blx fa35ba <__read_chk@plt+0xf3e1e6> │ │ │ │ ldmvs r0!, {r0, r1, r3, r5, r8, sl, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stcge 4, cr15, [r7, #-252]! @ 0xffffff04 │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ str sl, [r0, #-2887]! @ 0xfffff4b9 │ │ │ │ andcs r4, r5, #3751936 @ 0x394000 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ ldmvs r4!, {r1, r2, r3, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ andcs r2, r4, #5 │ │ │ │ @ instruction: 0xf15a9400 │ │ │ │ - stmdals fp, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - @ instruction: 0xffe2f019 │ │ │ │ + @ instruction: 0xffa8f019 │ │ │ │ @ instruction: 0xf0039e0c │ │ │ │ @ instruction: 0xf886033f │ │ │ │ @ instruction: 0xf18030f4 │ │ │ │ - @ instruction: 0xf8d6fbfd │ │ │ │ + @ instruction: 0xf8d6fb6d │ │ │ │ @ instruction: 0xb12b3150 │ │ │ │ @ instruction: 0xf5039b0b │ │ │ │ andscc r5, r0, r5, asr #32 │ │ │ │ - ldc2 1, cr15, [r6], #-520 @ 0xfffffdf8 │ │ │ │ + blx fea239d6 <__read_chk@plt+0xfe9be602> │ │ │ │ movwcs r9, #2572 @ 0xa0c │ │ │ │ smlalbtcc pc, ip, r2, r8 @ │ │ │ │ tstcs r0, ip, asr #10 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - blx ffd2394e <__read_chk@plt+0xffcbe57a> │ │ │ │ + blx fef2394e <__read_chk@plt+0xfeebe57a> │ │ │ │ strmi r9, [r1], -sl, lsl #30 │ │ │ │ strbvs pc, [r7], -r7, lsr #11 @ │ │ │ │ stmdacs r0, {r4, r5, sp, lr} │ │ │ │ ldclge 4, cr15, [r2], {63} @ 0x3f │ │ │ │ @ instruction: 0xf1a5ad22 │ │ │ │ @ instruction: 0xf0f0001c │ │ │ │ - @ instruction: 0xf0f0fa83 │ │ │ │ - @ instruction: 0xf6a7fbc1 │ │ │ │ + @ instruction: 0xf0f0fa4b │ │ │ │ + @ instruction: 0xf6a7fb89 │ │ │ │ @ instruction: 0x4640435c │ │ │ │ @ instruction: 0xf0f06819 │ │ │ │ - strmi pc, [r7], -r1, lsr #25 │ │ │ │ + strmi pc, [r7], -r9, ror #24 │ │ │ │ rsbsle r2, r2, r0, lsl #16 │ │ │ │ andcs r4, r5, #196, 18 @ 0x310000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ bl 12a5410 <__read_chk@plt+0x124003c> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf15a9700 │ │ │ │ - ldmdavs r0!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx fe1237f0 <__read_chk@plt+0xfe0be41c> │ │ │ │ + ldmdavs r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blx 13237f0 <__read_chk@plt+0x12be41c> │ │ │ │ blls 3206f4 <__read_chk@plt+0x2bb320> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrdvs pc, [r0], -sl │ │ │ │ strbmi pc, [ip, #-1699]! @ 0xfffff95d @ │ │ │ │ sbceq pc, r5, r6, lsl #2 │ │ │ │ strpl pc, [r0], r6, lsl #10 │ │ │ │ ldrtmi r6, [r9], -pc, ror #16 │ │ │ │ mcr 7, 1, pc, cr14, cr13, {7} @ │ │ │ │ eorcs r4, r4, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf8862002 │ │ │ │ @ instruction: 0xf15b80c5 │ │ │ │ - stmdacs r0, {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ bls 31b554 <__read_chk@plt+0x2b6180> │ │ │ │ bleq 1235a4 <__read_chk@plt+0xbe1d0> │ │ │ │ @ instruction: 0xf5a2ad22 │ │ │ │ andsvs r6, r0, r7, asr #4 │ │ │ │ streq pc, [ip, -r5, lsr #3] │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7fc4638 │ │ │ │ mcrls 15, 0, lr, cr10, cr14, {6} │ │ │ │ movtvs pc, #30118 @ 0x75a6 @ │ │ │ │ strbmi pc, [ip], -r6, lsr #13 @ │ │ │ │ @ instruction: 0xf15b6818 │ │ │ │ - stmibmi r6!, {r0, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibmi r6!, {r0, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bleq a1bac <__read_chk@plt+0x3c7d8> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7fd2000 │ │ │ │ stmibmi r3!, {r3, r8, r9, fp, sp, lr, pc} │ │ │ │ andcs r6, r5, #176 @ 0xb0 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ bl a54a0 <__read_chk@plt+0x400cc> │ │ │ │ teqvs r0, r0, lsr #23 │ │ │ │ cmnvs r2, r5, lsl #4 │ │ │ │ andscs r2, sp, #-1073741761 @ 0xc000003f │ │ │ │ andseq pc, r4, r5, lsl #2 │ │ │ │ mvnsvs r5, r3, ror #17 │ │ │ │ svc 0x00baf7fc │ │ │ │ @ instruction: 0xf0724638 │ │ │ │ - ldmmi sl, {r0, r1, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmmi sl, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ @ instruction: 0xf1a9eee0 │ │ │ │ @ instruction: 0xf15b0010 │ │ │ │ - ldrbt pc, [r6], #-2679 @ 0xfffff589 @ │ │ │ │ + ldrbt pc, [r6], #-2623 @ 0xfffff5c1 @ │ │ │ │ andcs r4, r5, #2457600 @ 0x258000 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ stmdavs ip!, {r2, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ stccs 6, cr4, [r0], {5} │ │ │ │ stclge 4, cr15, [r0], #-508 @ 0xfffffe04 │ │ │ │ ldrbtmi r4, [ip], #-3218 @ 0xfffff36e │ │ │ │ ldmdavs r0!, {r2, r3, r4, r6, sl, sp, lr, pc} │ │ │ │ - blx 7a38bc <__read_chk@plt+0x73e4e8> │ │ │ │ + @ instruction: 0xf9e4f0f0 │ │ │ │ blmi fe4a13e0 <__read_chk@plt+0xfe43c00c> │ │ │ │ stmdals fp, {r0, r9, sp} │ │ │ │ stmiapl r3!, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ strpl lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf0179308 │ │ │ │ bls 3a6bd0 <__read_chk@plt+0x3417fc> │ │ │ │ @ instruction: 0x3100f892 │ │ │ │ @@ -2137,15 +2137,15 @@ │ │ │ │ stmdals fp, {r0, r2, r4, r5, r7, pc} │ │ │ │ strcs r2, [r0, -r7, lsl #6] │ │ │ │ stmib sp, {r1, r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf1007700 │ │ │ │ @ instruction: 0xf8d001c5 │ │ │ │ @ instruction: 0xf8d030c0 │ │ │ │ stmdbvs r0, {r2, r3, r4, r5, r7, sp} │ │ │ │ - @ instruction: 0xf8baf060 │ │ │ │ + @ instruction: 0xf882f060 │ │ │ │ @ instruction: 0xf8929a0c │ │ │ │ @ instruction: 0xf0433100 │ │ │ │ @ instruction: 0xf8820302 │ │ │ │ @ instruction: 0xf8d23100 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf77f2b05 │ │ │ │ ldmdbmi r7!, {r0, r1, r2, r4, r6, r9, fp, sp, pc}^ │ │ │ │ @@ -2153,128 +2153,128 @@ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ b fe7a5568 <__read_chk@plt+0xfe740194> │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldc 7, cr15, [r6, #1012] @ 0x3f4 │ │ │ │ ldrtmi r9, [r0], -sl, lsl #22 │ │ │ │ stcvc 8, cr15, [ip], {3} │ │ │ │ - stc2l 1, cr15, [r0, #-484]! @ 0xfffffe1c │ │ │ │ + stc2 1, cr15, [r8, #-484]! @ 0xfffffe1c │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ addmi r6, r3, #5963776 @ 0x5b0000 │ │ │ │ bls 31dee0 <__read_chk@plt+0x2b8b0c> │ │ │ │ andcs r4, r1, r1, lsr r6 │ │ │ │ bcc 28b5a8 <__read_chk@plt+0x2261d4> │ │ │ │ @ instruction: 0x46104616 │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ - blx fa3b9e <__read_chk@plt+0xf3e7ca> │ │ │ │ + blx 1a3b9e <__read_chk@plt+0x13e7ca> │ │ │ │ ldrtmi r9, [r2], -ip, lsl #22 │ │ │ │ @ instruction: 0xf8d34639 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp} │ │ │ │ svclt 0x00a82808 │ │ │ │ stmdacc r4, {r3, sp} │ │ │ │ - @ instruction: 0xf93cf180 │ │ │ │ + @ instruction: 0xf8acf180 │ │ │ │ blt 9255cc <__read_chk@plt+0x8c01f8> │ │ │ │ - blx fe92387a <__read_chk@plt+0xfe8be4a6> │ │ │ │ + blx 1b2387a <__read_chk@plt+0x1abe4a6> │ │ │ │ blt d655d4 <__read_chk@plt+0xd00200> │ │ │ │ andcs r4, r5, #1490944 @ 0x16c000 │ │ │ │ strtmi sl, [r8], -r1, asr #28 │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ @ instruction: 0xf640ea64 │ │ │ │ @ instruction: 0x460132b9 │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ svcls 0x000aed5e │ │ │ │ @ instruction: 0xf8074630 │ │ │ │ @ instruction: 0xf1795c0c │ │ │ │ - @ instruction: 0xf8dafd27 │ │ │ │ + @ instruction: 0xf8dafcef │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ ble c3801c <__read_chk@plt+0xbd2c48> │ │ │ │ @ instruction: 0xf1a74631 │ │ │ │ andcs r0, r1, #8, 12 @ 0x800000 │ │ │ │ andls r4, r0, #48, 12 @ 0x3000000 │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ - blx 1a3c0e <__read_chk@plt+0x13e83a> │ │ │ │ + blx ff3a3c0c <__read_chk@plt+0xff33e838> │ │ │ │ ldrtmi r9, [r2], -ip, lsl #22 │ │ │ │ @ instruction: 0xf8d34629 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp} │ │ │ │ svclt 0x00a82808 │ │ │ │ stmdacc r4, {r3, sp} │ │ │ │ - @ instruction: 0xf904f180 │ │ │ │ + @ instruction: 0xf874f180 │ │ │ │ stmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r9, [r2], -ip, lsl #22 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ bne 2c17b0 <__read_chk@plt+0x25c3dc> │ │ │ │ stmdbcs fp, {r3, r4, fp, sp, lr} │ │ │ │ smlatbcs fp, r8, pc, fp @ │ │ │ │ svclt 0x00a82808 │ │ │ │ b 8af67c <__read_chk@plt+0x84a2a8> │ │ │ │ stmdacc r4, {r0, r5, r6, r7, r8, ip, sp, lr} │ │ │ │ - @ instruction: 0xf8f0f180 │ │ │ │ + @ instruction: 0xf860f180 │ │ │ │ ldmiblt r6, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2360 @ 0xfffff6c8 │ │ │ │ bllt 18e566c <__read_chk@plt+0x1880298> │ │ │ │ ldrtmi r9, [r2], -ip, lsl #22 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ bne 2c17e0 <__read_chk@plt+0x25c40c> │ │ │ │ stmdbcs fp, {r3, r4, fp, sp, lr} │ │ │ │ smlatbcs fp, r8, pc, fp @ │ │ │ │ svclt 0x00a82808 │ │ │ │ b 8af6ac <__read_chk@plt+0x84a2d8> │ │ │ │ stmdacc r4, {r0, r5, r6, r7, r8, ip, sp, lr} │ │ │ │ - @ instruction: 0xf8d8f180 │ │ │ │ + @ instruction: 0xf848f180 │ │ │ │ ldmiblt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0039e0c │ │ │ │ @ instruction: 0xf886033f │ │ │ │ @ instruction: 0xf18030f4 │ │ │ │ - @ instruction: 0xf8d6fa87 │ │ │ │ + @ instruction: 0xf8d6f9f7 │ │ │ │ cmnlt r3, ip, asr #2 │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ blls 353b60 <__read_chk@plt+0x2ee78c> │ │ │ │ subpl pc, r5, r3, lsl #10 │ │ │ │ @ instruction: 0xf1823010 │ │ │ │ - bls 3a61b4 <__read_chk@plt+0x340de0> │ │ │ │ + bls 3a5f74 <__read_chk@plt+0x340ba0> │ │ │ │ @ instruction: 0xf8c22300 │ │ │ │ stmdbls ip, {r2, r3, r6, r8, ip, sp} │ │ │ │ smlalscs pc, ip, r1, r8 @ │ │ │ │ @ instruction: 0x3115f891 │ │ │ │ svclt 0x004b0710 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ tstpcc r5, r1, lsl #17 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00589a0c │ │ │ │ tstpcc r5, r2, lsl #17 @ p-variant is OBSOLETE │ │ │ │ vst1.8 {d30}, [pc :128], r1 │ │ │ │ strtmi r6, [r8], -r0, lsl #3 │ │ │ │ - @ instruction: 0xf9a2f177 │ │ │ │ + @ instruction: 0xf96af177 │ │ │ │ bllt fa56f4 <__read_chk@plt+0xf40320> │ │ │ │ - andseq r9, lr, r0, lsr #6 │ │ │ │ - andeq r9, r1, r9, ror #14 │ │ │ │ + andseq r9, lr, r4, asr #3 │ │ │ │ + strdeq r9, [r1], -r5 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq r9, lr, r0, lsr #6 │ │ │ │ - andeq r9, r1, r1, lsr #14 │ │ │ │ - @ instruction: 0x001e92b0 │ │ │ │ - andseq r9, lr, r6, lsr #4 │ │ │ │ - andseq r9, lr, ip, asr r1 │ │ │ │ - andseq r9, lr, ip, ror r0 │ │ │ │ - andseq r9, lr, r8, lsl r1 │ │ │ │ - andseq r8, lr, ip, lsr #30 │ │ │ │ - @ instruction: 0x001e8dfa │ │ │ │ - strdeq r1, [r0], -r2 @ │ │ │ │ - mulseq lr, r0, sp │ │ │ │ + andseq r9, lr, r4, asr #3 │ │ │ │ + andeq r9, r1, sp, lsr #13 │ │ │ │ + andseq r9, lr, r4, asr r1 │ │ │ │ + andseq r9, lr, sl, asr #1 │ │ │ │ + andseq r9, lr, r0 │ │ │ │ + andseq r8, lr, r0, lsr #30 │ │ │ │ + @ instruction: 0x001e8fbc │ │ │ │ + @ instruction: 0x001e8dd0 │ │ │ │ + mulseq lr, lr, ip │ │ │ │ + mlaeq r0, r6, pc, r0 @ │ │ │ │ + andseq r8, lr, r4, lsr ip │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - eorseq r2, r4, r4, lsl #18 │ │ │ │ - andseq r8, lr, r0, lsr #31 │ │ │ │ - @ instruction: 0x001fe7b6 │ │ │ │ + mlaseq r4, r8, r7, r2 │ │ │ │ + andseq r8, lr, r4, asr #28 │ │ │ │ + andseq lr, pc, sl, asr r6 @ │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ - andseq r8, lr, sl, lsl #27 │ │ │ │ - @ instruction: 0x001e8cf0 │ │ │ │ - eoreq r0, r0, lr, ror #3 │ │ │ │ + andseq r8, lr, lr, lsr #24 │ │ │ │ + mulseq lr, r4, fp │ │ │ │ + mlaeq r0, r2, r0, r0 │ │ │ │ bleq a3890 <__read_chk@plt+0x3e4bc> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -2363,17 +2363,17 @@ │ │ │ │ stmdavs r2!, {r0, r4, r9, sp, lr} │ │ │ │ andpl pc, r2, #3072 @ 0xc00 │ │ │ │ stmdavs r2!, {r0, r4, r6, r9, sp, lr} │ │ │ │ eorvs r1, r1, r1, asr r8 │ │ │ │ blx 12fcee <__read_chk@plt+0xca91a> │ │ │ │ mvnvs r5, r2, lsl #10 │ │ │ │ @ instruction: 0xf0cde7df │ │ │ │ - stmdacs r0, {r0, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0cdd0e9 │ │ │ │ - andcs pc, r1, sp, asr r8 @ │ │ │ │ + andcs pc, r1, r5, lsr #16 │ │ │ │ svclt 0x0000bd38 │ │ │ │ eorseq r7, fp, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febbeaf4 <__read_chk@plt+0xfeb59720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @@ -2381,50 +2381,50 @@ │ │ │ │ strmi r2, [r5], -pc, asr #25 │ │ │ │ strbmi r4, [r1, #-1564]! @ 0xfffff9e4 │ │ │ │ vqadd.s8 d29, d0, d4 │ │ │ │ addsmi r2, r9, #1744830467 @ 0x68000003 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ strdle r3, [ip, -pc] │ │ │ │ @ instruction: 0xf0234620 │ │ │ │ - stmdacs r0, {r0, r1, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf505bfc1 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ ldcllt 0, cr2, [r0, #-976]! @ 0xfffffc30 │ │ │ │ ldmib r3, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf19b600f │ │ │ │ - strmi pc, [r3], -r5, asr #25 │ │ │ │ + @ instruction: 0x4603fc35 │ │ │ │ eorsvs r4, r3, r0, lsr #12 │ │ │ │ - @ instruction: 0xf91ef023 │ │ │ │ + @ instruction: 0xf8e6f023 │ │ │ │ svclt 0x0000e7e9 │ │ │ │ bmi 1ba55c <__read_chk@plt+0x155188> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdbvs fp, {r3, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d54418 │ │ │ │ - svclt 0x0000bdbd │ │ │ │ + svclt 0x0000bd85 │ │ │ │ eorseq r6, fp, r8, lsr pc │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febbeb6c <__read_chk@plt+0xfeb59798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 5ab934 <__read_chk@plt+0x546560> │ │ │ │ ldrbtmi r4, [fp], #-2581 @ 0xfffff5eb │ │ │ │ stmdavs r3!, {r2, r3, r4, r7, fp, ip, lr}^ │ │ │ │ stmiavs r3!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xdc012b00 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ stmdbvs r3!, {r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d54418 │ │ │ │ - cdpne 13, 0, cr15, cr5, cr1, {5} │ │ │ │ + cdpne 13, 0, cr15, cr5, cr9, {3} │ │ │ │ stmiavs r3!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ ldclle 2, cr4, [r3, #684]! @ 0x2ac │ │ │ │ stmdbvs r3!, {r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d54418 │ │ │ │ - tstplt r0, r7, ror sp @ p-variant is OBSOLETE │ │ │ │ + tstplt r0, pc, lsr sp @ p-variant is OBSOLETE │ │ │ │ blcs 1c1bb8 <__read_chk@plt+0x15c7e4> │ │ │ │ stmdavs r3!, {r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ addvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ movwcc pc, #23298 @ 0x5b02 @ │ │ │ │ @ instruction: 0xf1a06898 │ │ │ │ blx fec679d4 <__read_chk@plt+0xfec02600> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ @@ -2433,146 +2433,146 @@ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febbebd8 <__read_chk@plt+0xfeb59804> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r1, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ svcmi 0x00112002 │ │ │ │ @ instruction: 0xf17b4479 │ │ │ │ - blmi 4a6538 <__read_chk@plt+0x441164> │ │ │ │ + blmi 4a62f8 <__read_chk@plt+0x440f24> │ │ │ │ ldmpl lr!, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xb1ab6873 │ │ │ │ blcs 81cc4 <__read_chk@plt+0x1c8f0> │ │ │ │ strcs sp, [r0], #-3340 @ 0xfffff2f4 │ │ │ │ ldmdavs r0!, {r0, r2, r5, r9, sl, lr} │ │ │ │ strcc r2, [r1, #-257] @ 0xfffffeff │ │ │ │ @ instruction: 0xf5044420 │ │ │ │ @ instruction: 0xf0dc7488 │ │ │ │ - ldmvs r3!, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs r3!, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ blle ffd78488 <__read_chk@plt+0xffd130b4> │ │ │ │ movwcs r4, #2566 @ 0xa06 │ │ │ │ movwcc lr, #43462 @ 0xa9c6 │ │ │ │ @ instruction: 0x601358ba │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - andseq r1, lr, r0, asr #29 │ │ │ │ + mulseq lr, r8, sp │ │ │ │ mlaseq fp, r8, lr, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ - svclt 0x0020f0d5 │ │ │ │ + mcrlt 0, 7, pc, cr8, cr5, {6} @ │ │ │ │ @ instruction: 0xfffffe13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febbec48 <__read_chk@plt+0xfeb59874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi sp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r9, r5, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ - blx fe724048 <__read_chk@plt+0xfe6bec74> │ │ │ │ + blx 324048 <__read_chk@plt+0x2bec74> │ │ │ │ @ instruction: 0xf1822048 │ │ │ │ - blmi 7263f0 <__read_chk@plt+0x6c101c> │ │ │ │ + blmi 7261b0 <__read_chk@plt+0x6c0ddc> │ │ │ │ eorvs r4, r8, ip, ror r4 │ │ │ │ stmiapl r4!, {r3, r6, r9, sp}^ │ │ │ │ @ instruction: 0xf7fd4621 │ │ │ │ stmdavs r3!, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xbd38b903 │ │ │ │ addeq r6, r0, r0, lsr #17 │ │ │ │ - blx 15a4088 <__read_chk@plt+0x153ecb4> │ │ │ │ + @ instruction: 0xf9c4f182 │ │ │ │ rsbvs r6, r8, r3, lsr #17 │ │ │ │ vstrle d2, [fp, #-0] │ │ │ │ svcne 0x00016822 │ │ │ │ ldmvs r0, {r8, r9, sp} │ │ │ │ @ instruction: 0xf8413301 │ │ │ │ @ instruction: 0xf5020f04 │ │ │ │ stmiavs r0!, {r3, r7, r9, ip, sp, lr} │ │ │ │ blle ffdf84ac <__read_chk@plt+0xffd930d8> │ │ │ │ @ instruction: 0xf1822020 │ │ │ │ - bvs 9263ac <__read_chk@plt+0x8c0fd8> │ │ │ │ + bvs 92616c <__read_chk@plt+0x8c0d98> │ │ │ │ adcvs r6, r8, r3, ror #18 │ │ │ │ @ instruction: 0xf0d418d0 │ │ │ │ - @ instruction: 0x4604fe71 │ │ │ │ + @ instruction: 0x4604fe39 │ │ │ │ stcgt 8, cr6, [pc], {173} @ 0xad │ │ │ │ ldm r4, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ ldclt 0, cr0, [r8, #-60]! @ 0xffffffc4 │ │ │ │ - andseq r1, lr, lr, asr lr │ │ │ │ + andseq r1, lr, r6, lsr sp │ │ │ │ eorseq r6, fp, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r7], -r8, lsr #18 │ │ │ │ ldrdhi pc, [r0], pc @ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - blx 14a40dc <__read_chk@plt+0x143ed08> │ │ │ │ + @ instruction: 0xf9c0f17b │ │ │ │ ldrbtmi r4, [r8], #2854 @ 0xb26 │ │ │ │ subcs r6, r8, #3735552 @ 0x390000 │ │ │ │ andvs pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ ldmdavs r3!, {r2, r5, r7, r8, fp, sp, lr, pc}^ │ │ │ │ ldrtmi fp, [r8], -r3, lsr #18 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - ldmlt r4, {r1, r7, r8, ip, sp, lr, pc} │ │ │ │ + stmdalt r4, {r1, r7, r8, ip, sp, lr, pc} │ │ │ │ blcs 81de0 <__read_chk@plt+0x1ca0c> │ │ │ │ blmi 81efa0 <__read_chk@plt+0x7b9bcc> │ │ │ │ strtmi r2, [ip], -r0, lsl #10 │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldrsbthi pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ @ instruction: 0xf8d944f8 │ │ │ │ strtmi r1, [r2], -r0 │ │ │ │ @ instruction: 0x46436830 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d14428 │ │ │ │ @ instruction: 0xf8d115d4 │ │ │ │ @ instruction: 0xf0d51bc0 │ │ │ │ - ldmdavs fp!, {r0, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdavs fp!, {r0, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8536830 │ │ │ │ strtmi r1, [r8], #-36 @ 0xffffffdc │ │ │ │ - mcr2 0, 4, pc, cr2, cr12, {6} @ │ │ │ │ + mcr2 0, 2, pc, cr10, cr12, {6} @ │ │ │ │ strcc r6, [r1], #-2227 @ 0xfffff74d │ │ │ │ strvc pc, [r8, #1285] @ 0x505 │ │ │ │ stclle 2, cr4, [r4], #652 @ 0x28c │ │ │ │ ldmdbvs r3!, {r2, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8546a31 │ │ │ │ ldrmi r0, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ - mcr2 0, 1, pc, cr12, cr4, {6} @ │ │ │ │ - @ instruction: 0xf1824620 │ │ │ │ - ldcne 8, cr15, [r8, #-396]! @ 0xfffffe74 │ │ │ │ - @ instruction: 0xf860f182 │ │ │ │ + ldc2l 0, cr15, [r4, #848]! @ 0x350 │ │ │ │ + @ instruction: 0xf1814620 │ │ │ │ + ldcne 15, cr15, [r8, #-844]! @ 0xfffffcb4 │ │ │ │ + @ instruction: 0xffd0f181 │ │ │ │ blcs 81c68 <__read_chk@plt+0x1c894> │ │ │ │ pop {r0, r1, r6, r7, r8, ip, lr, pc} │ │ │ │ svclt 0x000083f8 │ │ │ │ - @ instruction: 0x001e1dda │ │ │ │ + @ instruction: 0x001e1cb2 │ │ │ │ mlaseq fp, r2, sp, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xfffffd25 │ │ │ │ strmi r4, [r8], -r3, lsl #12 │ │ │ │ andle r2, r4, r1, lsl #22 │ │ │ │ andle r2, r0, r2, lsl #22 │ │ │ │ @ instruction: 0xf7ff4770 │ │ │ │ @ instruction: 0xf7ffbf93 │ │ │ │ svclt 0x0000bf49 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febbedb8 <__read_chk@plt+0xfeb599e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ - stc2l 0, cr15, [r8], #-852 @ 0xfffffcac │ │ │ │ + ldc2 0, cr15, [r0], #-852 @ 0xfffffcac │ │ │ │ cdpmi 8, 0, cr6, cr13, cr3, {4} │ │ │ │ ldrbtmi r1, [lr], #-4058 @ 0xfffff026 │ │ │ │ svclt 0x00182b0b │ │ │ │ ldmdale r0, {r1, r9, fp, sp} │ │ │ │ strmi r4, [r4], -sl, lsl #22 │ │ │ │ ldmpl r3!, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0d5681d │ │ │ │ - @ instruction: 0xf44ffc79 │ │ │ │ + @ instruction: 0xf44ffc41 │ │ │ │ stmdavs r1!, {r3, r7, r8, r9, ip, sp, lr} │ │ │ │ strpl pc, [r0, #-2819] @ 0xfffff4fd │ │ │ │ pop {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0d74070 │ │ │ │ - @ instruction: 0x2000bbb5 │ │ │ │ + andcs fp, r0, sp, ror fp │ │ │ │ svclt 0x0000bd70 │ │ │ │ ldrhteq r6, [fp], -sl │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ msreq SPSR_, #204, 16 @ 0xcc0000 │ │ │ │ @@ -2589,16 +2589,16 @@ │ │ │ │ @ instruction: 0x460258d3 │ │ │ │ andcs r4, sl, r9, ror r4 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3c74 │ │ │ │ @ instruction: 0xf8dd0300 │ │ │ │ @ instruction: 0xf8dd6ca4 │ │ │ │ @ instruction: 0xf17b7ca8 │ │ │ │ - @ instruction: 0x4640f99b │ │ │ │ - ldc2 0, cr15, [sl], {213} @ 0xd5 │ │ │ │ + strbmi pc, [r0], -fp, lsl #18 @ │ │ │ │ + blx ff923fb6 <__read_chk@plt+0xff8bebe2> │ │ │ │ tstlt sp, r4 │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ tstlt sl, r6, lsl #20 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ andsvs r9, r3, r8, lsl #20 │ │ │ │ tstcs r0, sl, lsr r6 │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ @@ -2622,15 +2622,15 @@ │ │ │ │ orrshi pc, r4, r0, asr #32 │ │ │ │ svceq 0x0038f012 │ │ │ │ blcs 15bdc0 <__read_chk@plt+0xf69ec> │ │ │ │ rscshi pc, r6, #0 │ │ │ │ @ instruction: 0xf0002b04 │ │ │ │ blls 188a48 <__read_chk@plt+0x123674> │ │ │ │ @ instruction: 0x4628681d │ │ │ │ - @ instruction: 0xf9b6f179 │ │ │ │ + @ instruction: 0xf97ef179 │ │ │ │ strmi r9, [r4], -r7, lsl #22 │ │ │ │ addmi r1, r3, #1952 @ 0x7a0 │ │ │ │ orrshi pc, r6, r0, asr #5 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldmib ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xb1239b06 │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @@ -2651,15 +2651,15 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ bichi pc, r2, #64 @ 0x40 │ │ │ │ @ instruction: 0xf60d4630 │ │ │ │ pop {r2, r3, r4, r5, r6, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ stmdals sl, {r2, r4, r7, r8, r9, sl, ip, sp} │ │ │ │ ldmdavs ip, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx ff0a40aa <__read_chk@plt+0xff03ecd6> │ │ │ │ + blx fe2a40aa <__read_chk@plt+0xfe23ecd6> │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4693aa17 │ │ │ │ blx 14c59e <__read_chk@plt+0xe71ca> │ │ │ │ ldmdage r8, {r8, r9, lr} │ │ │ │ tstls r1, #8704 @ 0x2200 │ │ │ │ bvs fe6b97d0 <__read_chk@plt+0xfe6543fc> │ │ │ │ @ instruction: 0xf8423314 │ │ │ │ @@ -2692,15 +2692,15 @@ │ │ │ │ blcs 2c81cc <__read_chk@plt+0x262df8> │ │ │ │ eorshi pc, r3, #0 │ │ │ │ usatne pc, #28, pc, asr #17 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ strmi lr, [r1], -r0, ror #28 │ │ │ │ tstls r3, r8, lsl #12 │ │ │ │ - @ instruction: 0xf92af179 │ │ │ │ + @ instruction: 0xf8f2f179 │ │ │ │ ldmdbls r3, {r0, r2, r9, fp, ip, pc} │ │ │ │ vsubl.s8 q2, d16, d2 │ │ │ │ bls 248a08 <__read_chk@plt+0x1e3634> │ │ │ │ addmi r9, r2, #5 │ │ │ │ rscshi pc, r1, #192, 4 │ │ │ │ adcscc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf7fd980b │ │ │ │ @@ -2736,15 +2736,15 @@ │ │ │ │ movwls r3, #13060 @ 0x3304 │ │ │ │ blls 1a1ce0 <__read_chk@plt+0x13c90c> │ │ │ │ blcc 242100 <__read_chk@plt+0x1dcd2c> │ │ │ │ ldmle r7, {r0, r8, r9, fp, sp}^ │ │ │ │ ldmdbvs fp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ blls 183c00 <__read_chk@plt+0x11e82c> │ │ │ │ @ instruction: 0xf0d96819 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ rsbshi pc, r8, #0 │ │ │ │ @ instruction: 0x1634f8df │ │ │ │ eors r4, r5, r9, ror r4 │ │ │ │ ldmvs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ vqdmulh.s d2, d0, d8 │ │ │ │ blcs 2081d8 <__read_chk@plt+0x1a2e04> │ │ │ │ stmdals sl, {r1, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ @@ -2763,26 +2763,26 @@ │ │ │ │ ldrbne pc, [r4, #2271]! @ 0x8df @ │ │ │ │ ands r4, r1, r9, ror r4 │ │ │ │ ldmvs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ blcs b6b20 <__read_chk@plt+0x5174c> │ │ │ │ blls 4de188 <__read_chk@plt+0x478db4> │ │ │ │ svcvs 0x0018695b │ │ │ │ ldmdavs r9, {r2, r8, r9, fp, ip, pc} │ │ │ │ - blx 1124278 <__read_chk@plt+0x10beea4> │ │ │ │ + blx 324278 <__read_chk@plt+0x2beea4> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8244 │ │ │ │ ldrbtmi r1, [r9], #-1492 @ 0xfffffa2c │ │ │ │ movwcc r9, #6925 @ 0x1b0d │ │ │ │ blls 157b30 <__read_chk@plt+0xf275c> │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ blne fe90eb68 <__read_chk@plt+0xfe8a9794> │ │ │ │ bne fe6f97b4 <__read_chk@plt+0xfe6943e0> │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf1799b05 │ │ │ │ - @ instruction: 0x4620fe77 │ │ │ │ + @ instruction: 0x4620fe3f │ │ │ │ svc 0x00bcf7fc │ │ │ │ strmi r9, [r4], #-2821 @ 0xfffff4fb │ │ │ │ svceq 0x000bf1ba │ │ │ │ @ instruction: 0xf47f441d │ │ │ │ blls 353d50 <__read_chk@plt+0x2ee97c> │ │ │ │ blcs 85fc4 <__read_chk@plt+0x20bf0> │ │ │ │ adcshi pc, r1, r0, asr #32 │ │ │ │ @@ -2795,20 +2795,20 @@ │ │ │ │ @ instruction: 0xf1a3689b │ │ │ │ bcs e87a0 <__read_chk@plt+0x833cc> │ │ │ │ svcge 0x0064f63f │ │ │ │ @ instruction: 0xf0002b09 │ │ │ │ blcs 3087fc <__read_chk@plt+0x2a3428> │ │ │ │ msrhi CPSR_fc, r0 │ │ │ │ @ instruction: 0xf0d5980a │ │ │ │ - stmdacs r0, {r0, r1, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andhi pc, r8, #0 │ │ │ │ @ instruction: 0xf0d5980a │ │ │ │ - strmi pc, [r1], -r5, lsr #20 │ │ │ │ + strmi pc, [r1], -sp, ror #19 │ │ │ │ tstls r0, r8, lsl #12 │ │ │ │ - @ instruction: 0xf852f179 │ │ │ │ + @ instruction: 0xf81af179 │ │ │ │ ldmdbls r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ vsubl.s8 q10, d16, d3 │ │ │ │ stmdals fp, {r2, r3, r4, r5, r6, r8, pc} │ │ │ │ adcscc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ ldmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ bls 1cebdc <__read_chk@plt+0x169808> │ │ │ │ b 92ea30 <__read_chk@plt+0x8c965c> │ │ │ │ @@ -2832,15 +2832,15 @@ │ │ │ │ ldrhteq r0, [r4], r4 │ │ │ │ ldrhteq r0, [r4], r4 │ │ │ │ ldrhteq r0, [r4], r4 │ │ │ │ tsteq r4, ip, lsl #2 │ │ │ │ andcs r9, r1, r7, lsl #22 │ │ │ │ andls r4, r0, r9, lsr #12 │ │ │ │ @ instruction: 0xf1794630 │ │ │ │ - blls 227834 <__read_chk@plt+0x1c2460> │ │ │ │ + blls 227754 <__read_chk@plt+0x1c2380> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ blls 213a04 <__read_chk@plt+0x1ae630> │ │ │ │ blcs 820a0 <__read_chk@plt+0x1cccc> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr0, cr15, {3} │ │ │ │ ldrtmi r9, [r0], -r6, lsl #22 │ │ │ │ @ instruction: 0xf7fc601e │ │ │ │ blls 2a3d3c <__read_chk@plt+0x23e968> │ │ │ │ @@ -2872,15 +2872,15 @@ │ │ │ │ bne ff54e4f8 <__read_chk@plt+0xff4e9124> │ │ │ │ @ instruction: 0xf0804283 │ │ │ │ bls 508864 <__read_chk@plt+0x4a3490> │ │ │ │ ldrmi r9, [sp], #-2821 @ 0xfffff4fb │ │ │ │ andsvc r2, r3, r0, lsl #6 │ │ │ │ ldmib sp, {r2, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -pc, lsl #2 │ │ │ │ - @ instruction: 0xf96af179 │ │ │ │ + @ instruction: 0xf932f179 │ │ │ │ blne fe10ed04 <__read_chk@plt+0xfe0a9930> │ │ │ │ bne fe70e4fc <__read_chk@plt+0xfe6a9128> │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ blls 3e4088 <__read_chk@plt+0x37ecb4> │ │ │ │ svclt 0x00023301 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ blls 20cd18 <__read_chk@plt+0x1a7944> │ │ │ │ @@ -2888,15 +2888,15 @@ │ │ │ │ blls 2165d8 <__read_chk@plt+0x1b1204> │ │ │ │ andsvs r4, ip, r0, lsr #12 │ │ │ │ mcr 7, 7, pc, cr4, cr12, {7} @ │ │ │ │ strtmi r9, [r0], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0x46206018 │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr12, {7} │ │ │ │ ldrtmi r4, [r0], -r4, lsl #8 │ │ │ │ - @ instruction: 0xffa2f178 │ │ │ │ + @ instruction: 0xff6af178 │ │ │ │ addmi r9, r3, #7168 @ 0x1c00 │ │ │ │ blls 25f540 <__read_chk@plt+0x1fa16c> │ │ │ │ bne 730594 <__read_chk@plt+0x6cb1c0> │ │ │ │ blne fe8f91a4 <__read_chk@plt+0xfe893dd0> │ │ │ │ bcs aec04 <__read_chk@plt+0x49830> │ │ │ │ svcge 0x001ef43f │ │ │ │ blne e6134 <__read_chk@plt+0x80d60> │ │ │ │ @@ -2914,24 +2914,24 @@ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ @ instruction: 0xfffffc8f │ │ │ │ @ instruction: 0xfffffc8f │ │ │ │ muleq r0, r3, r1 │ │ │ │ ldmdavs sp, {r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf1074628 │ │ │ │ @ instruction: 0xf17838ff │ │ │ │ - blls 267f2c <__read_chk@plt+0x202b58> │ │ │ │ + blls 267e4c <__read_chk@plt+0x202a78> │ │ │ │ stmdacs r1, {r3, r4, r9, fp, ip} │ │ │ │ ldrbvc lr, [r0], #2816 @ 0xb00 │ │ │ │ strbteq lr, [r4], #-2639 @ 0xfffff5b1 │ │ │ │ strbtvc lr, [r4], #2596 @ 0xa24 │ │ │ │ strbmi sp, [r4, #-3330] @ 0xfffff2fe │ │ │ │ adchi pc, r1, r0, asr #4 │ │ │ │ @ instruction: 0xf04f4637 │ │ │ │ strtmi r0, [r8], -r0, lsl #18 │ │ │ │ - @ instruction: 0xff5cf178 │ │ │ │ + @ instruction: 0xff24f178 │ │ │ │ strmi r9, [r2], r7, lsl #22 │ │ │ │ blne 739aa4 <__read_chk@plt+0x6d46d0> │ │ │ │ addmi r4, r3, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0x4638db5c │ │ │ │ streq lr, [sl, #-2825] @ 0xfffff4f7 │ │ │ │ svc 0x0080f7fc │ │ │ │ @ instruction: 0xb1239b06 │ │ │ │ @@ -2976,15 +2976,15 @@ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ strmi lr, [r1], -lr, lsr #24 │ │ │ │ stmibmi pc!, {r2, r3, r6, r7, r8, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xe7144479 │ │ │ │ andls r2, r0, r1 │ │ │ │ @ instruction: 0xf1794638 │ │ │ │ - blls 2275f4 <__read_chk@plt+0x1c2220> │ │ │ │ + blls 227514 <__read_chk@plt+0x1c2140> │ │ │ │ adcsle r2, r2, r0, lsl #22 │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xd1ae2b00 │ │ │ │ ldrtmi r9, [r8], -r6, lsl #22 │ │ │ │ @ instruction: 0xf7fc601f │ │ │ │ blls 2a3b00 <__read_chk@plt+0x23e72c> │ │ │ │ andsvs r4, pc, r7, lsl #8 │ │ │ │ @@ -2997,36 +2997,36 @@ │ │ │ │ stmdbcs r0, {r0, r8, fp, sp, lr} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr14, cr15, {3} │ │ │ │ ldrbtmi r4, [r9], #-2460 @ 0xfffff664 │ │ │ │ movwcs lr, #5690 @ 0x163a │ │ │ │ movwls r9, #2059 @ 0x80b │ │ │ │ adcscc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf1799b05 │ │ │ │ - @ instruction: 0xe67ffcb9 │ │ │ │ + ldrbt pc, [pc], -r1, lsl #25 @ │ │ │ │ andcs r4, r5, #2473984 @ 0x25c000 │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ @ instruction: 0x4605ebf4 │ │ │ │ strtmi lr, [r2], -r7, lsl #10 │ │ │ │ ldrtmi r2, [r0], -r0, lsr #2 │ │ │ │ stmdaeq r4, {r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x46a11937 │ │ │ │ stmia lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdals sl, {r0, r1, r2, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf882f0d5 │ │ │ │ + @ instruction: 0xf84af0d5 │ │ │ │ rsbsle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xf0d5980a │ │ │ │ - @ instruction: 0x4601f87d │ │ │ │ + strmi pc, [r1], -r5, asr #16 │ │ │ │ blne fe90ef28 <__read_chk@plt+0xfe8a9b54> │ │ │ │ movwcc r4, #5664 @ 0x1620 │ │ │ │ blls 157f04 <__read_chk@plt+0xf2b30> │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ bne fe70ef3c <__read_chk@plt+0xfe6a9b68> │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf1799b05 │ │ │ │ - blls 22754c <__read_chk@plt+0x1c2178> │ │ │ │ + blls 22746c <__read_chk@plt+0x1c2098> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r2, r4, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ blls 213b60 <__read_chk@plt+0x1ae78c> │ │ │ │ andsvs r4, ip, r0, lsr #12 │ │ │ │ stcl 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ strtmi r9, [r0], #-2824 @ 0xfffff4f8 │ │ │ │ @@ -3078,15 +3078,15 @@ │ │ │ │ ldmdbmi r8, {r0, r1, r2, r3, r4, r7, r8, sl, fp, sp, pc}^ │ │ │ │ ldr r4, [fp, #1145] @ 0x479 │ │ │ │ ldrbtmi r4, [r9], #-2391 @ 0xfffff6a9 │ │ │ │ movwcs lr, #5528 @ 0x1598 │ │ │ │ movwls r9, #2059 @ 0x80b │ │ │ │ adcscc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf1799b07 │ │ │ │ - movwcs pc, #3095 @ 0xc17 @ │ │ │ │ + movwcs pc, #3039 @ 0xbdf @ │ │ │ │ strb r9, [r1, #784]! @ 0x310 │ │ │ │ blne fe90f040 <__read_chk@plt+0xfe8a9c6c> │ │ │ │ strtmi r9, [r0], -r5 │ │ │ │ @ instruction: 0xf7fc1a9a │ │ │ │ ldmib sp, {r1, r2, r3, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ tstlt r2, r5, lsl #4 │ │ │ │ bcs 82464 <__read_chk@plt+0x1d090> │ │ │ │ @@ -3103,15 +3103,15 @@ │ │ │ │ strb r4, [fp, #-1145]! @ 0xfffffb87 │ │ │ │ ldrbtmi r4, [fp], #-2882 @ 0xfffff4be │ │ │ │ blmi 11222ac <__read_chk@plt+0x10bced8> │ │ │ │ @ instruction: 0xe794447b │ │ │ │ blne fe90e490 <__read_chk@plt+0xfe8a90bc> │ │ │ │ andcs r1, r1, r2, lsl #21 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - blx ff9a4a4a <__read_chk@plt+0xff93f676> │ │ │ │ + blx feba4a4a <__read_chk@plt+0xfeb3f676> │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ strmi lr, [r4], #-3370 @ 0xfffff2d6 │ │ │ │ bne ffeef2fc <__read_chk@plt+0xffe89f28> │ │ │ │ @ instruction: 0xf43f2a01 │ │ │ │ @ instruction: 0x2320ae0c │ │ │ │ blcc e648c <__read_chk@plt+0x810b8> │ │ │ │ ldmdbmi r7!, {r1, r2, r9, sl, sp, lr, pc} │ │ │ │ @@ -3131,51 +3131,51 @@ │ │ │ │ blls 2a38c8 <__read_chk@plt+0x23e4f4> │ │ │ │ andsvs r4, r8, r0, lsr #8 │ │ │ │ str r9, [lr, r5, lsl #22]! │ │ │ │ b 1fa64b4 <__read_chk@plt+0x1f410e0> │ │ │ │ eorseq r6, fp, r4, ror #24 │ │ │ │ eorseq r6, fp, r8, asr ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001e1cb0 │ │ │ │ + andseq r1, lr, r8, lsl #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r6, fp, ip, asr fp │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r1, lr, r4, lsr #22 │ │ │ │ - andseq r5, pc, r0, lsl #16 │ │ │ │ - eorseq r3, r4, sl, ror #20 │ │ │ │ - eorseq r3, r4, r8, asr #20 │ │ │ │ - andseq r1, lr, sl, asr #19 │ │ │ │ - andseq r1, lr, ip, asr r9 │ │ │ │ - andseq r1, lr, r8, lsr #14 │ │ │ │ - andseq r1, lr, r2, ror #14 │ │ │ │ - andseq r1, lr, r2, lsr r7 │ │ │ │ - @ instruction: 0x001e16f2 │ │ │ │ - @ instruction: 0x001e16d6 │ │ │ │ + @ instruction: 0x001e19fc │ │ │ │ + andseq r5, pc, r4, lsr #13 │ │ │ │ ldrshteq r3, [r4], -lr │ │ │ │ - @ instruction: 0x001e17b4 │ │ │ │ - eorseq r3, r4, r8, ror #13 │ │ │ │ - mlaseq r4, sl, r6, r3 │ │ │ │ - @ instruction: 0x001e16d0 │ │ │ │ - eoreq fp, fp, sl, lsr #23 │ │ │ │ - andseq r1, lr, lr, lsr #13 │ │ │ │ - eorseq r3, r4, r4, asr #11 │ │ │ │ - andseq r1, lr, r2, lsr r6 │ │ │ │ - @ instruction: 0x001eebf6 │ │ │ │ - andseq r1, lr, r8, asr #10 │ │ │ │ - mlaseq r4, r6, r5, r3 │ │ │ │ + ldrsbteq r3, [r4], -ip │ │ │ │ + andseq r1, lr, r2, lsr #17 │ │ │ │ + andseq r1, lr, r4, lsr r8 │ │ │ │ + andseq r1, lr, r0, lsl #12 │ │ │ │ andseq r1, lr, sl, lsr r6 │ │ │ │ - eorseq r3, r4, lr, ror #10 │ │ │ │ - eorseq r3, r4, ip, asr r5 │ │ │ │ - eorseq r3, r4, r6, asr r5 │ │ │ │ - eorseq r3, r4, r2, lsl #10 │ │ │ │ - ldrshteq r3, [r4], -ip │ │ │ │ - andseq r1, lr, lr, lsl #9 │ │ │ │ + andseq r1, lr, sl, lsl #12 │ │ │ │ + andseq r1, lr, sl, asr #11 │ │ │ │ + andseq r1, lr, lr, lsr #11 │ │ │ │ + mlaseq r4, r2, r5, r3 │ │ │ │ + andseq r1, lr, ip, lsl #13 │ │ │ │ + eorseq r3, r4, ip, ror r5 │ │ │ │ + eorseq r3, r4, lr, lsr #10 │ │ │ │ + andseq r1, lr, r8, lsr #11 │ │ │ │ + eoreq fp, fp, lr, asr #20 │ │ │ │ + andseq r1, lr, r6, lsl #11 │ │ │ │ + eorseq r3, r4, r8, asr r4 │ │ │ │ + andseq r1, lr, sl, lsl #10 │ │ │ │ + mulseq lr, sl, sl │ │ │ │ + andseq r1, lr, r0, lsr #8 │ │ │ │ + eorseq r3, r4, sl, lsr #8 │ │ │ │ + andseq r1, lr, r2, lsl r5 │ │ │ │ + eorseq r3, r4, r2, lsl #8 │ │ │ │ ldrshteq r3, [r4], -r0 │ │ │ │ - eorseq r3, r4, r0, asr #9 │ │ │ │ - ldrhteq r3, [r4], -sl │ │ │ │ + eorseq r3, r4, sl, ror #7 │ │ │ │ + mlaseq r4, r6, r3, r3 │ │ │ │ + mlaseq r4, r0, r3, r3 │ │ │ │ + andseq r1, lr, r6, ror #6 │ │ │ │ + eorseq r3, r4, r4, lsl #7 │ │ │ │ + eorseq r3, r4, r4, asr r3 │ │ │ │ + eorseq r3, r4, lr, asr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ mvnseq pc, #204, 16 @ 0xcc0000 │ │ │ │ bmi 1ab9dcc <__read_chk@plt+0x1a549f8> │ │ │ │ blmi 1ab9df4 <__read_chk@plt+0x1a54a20> │ │ │ │ @ instruction: 0x460f447a │ │ │ │ @@ -3183,17 +3183,17 @@ │ │ │ │ strmi r3, [r4], -r4, ror #27 │ │ │ │ @ instruction: 0x919cf8df │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ andcs r4, sl, r2, lsl #12 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3bdc │ │ │ │ strtmi r0, [fp], -r0, lsl #6 │ │ │ │ - ldc2l 1, cr15, [r6], #488 @ 0x1e8 │ │ │ │ + stc2l 1, cr15, [r6], #-488 @ 0xfffffe18 │ │ │ │ @ instruction: 0xf0d44638 │ │ │ │ - movwcs pc, #3957 @ 0xf75 @ │ │ │ │ + movwcs pc, #3901 @ 0xf3d @ │ │ │ │ ldrbtmi r6, [r9], #115 @ 0x73 │ │ │ │ eorsvs r6, r4, r3, lsl #17 │ │ │ │ blcs b71ec <__read_chk@plt+0x51e18> │ │ │ │ blmi 179ea88 <__read_chk@plt+0x17396b4> │ │ │ │ bge 1f9fc0 <__read_chk@plt+0x194bec> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @@ -3225,70 +3225,70 @@ │ │ │ │ blcc ff7a69a4 <__read_chk@plt+0xff7415d0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle pc, r0, lsl #6 │ │ │ │ stclcc 6, cr15, [r4, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs fp, [r0, -sp, asr #6] │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ - mcr2 1, 3, pc, cr6, cr15, {3} @ │ │ │ │ + ldc2l 1, cr15, [r6, #508] @ 0x1fc │ │ │ │ strpl lr, [r6], #-2525 @ 0xfffff623 │ │ │ │ @ instruction: 0xf895b33d │ │ │ │ ldrbmi r9, [r0], -r0 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andhi pc, r0, r5, lsl #17 │ │ │ │ - blx ff5a4c64 <__read_chk@plt+0xff53f890> │ │ │ │ + blx 11a4c64 <__read_chk@plt+0x113f890> │ │ │ │ andls pc, r0, r5, lsl #17 │ │ │ │ suble r2, fp, r0, lsl #24 │ │ │ │ mulls r0, r4, r8 │ │ │ │ andhi pc, r0, r4, lsl #17 │ │ │ │ - @ instruction: 0xffb0f0cb │ │ │ │ + @ instruction: 0xff78f0cb │ │ │ │ @ instruction: 0xf1804628 │ │ │ │ - @ instruction: 0xf0cbfac7 │ │ │ │ - @ instruction: 0x4620ffb3 │ │ │ │ + @ instruction: 0xf0cbfa37 │ │ │ │ + qsub16mi pc, r0, fp @ │ │ │ │ andls pc, r0, r4, lsl #17 │ │ │ │ - blx ff0a4c8c <__read_chk@plt+0xff03f8b8> │ │ │ │ + blx ca4c8c <__read_chk@plt+0xc3f8b8> │ │ │ │ sbcle r2, r3, r0, lsl #30 │ │ │ │ - @ instruction: 0xf980f0cc │ │ │ │ + @ instruction: 0xf948f0cc │ │ │ │ ldrbmi lr, [r2], -r0, asr #15 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ - @ instruction: 0xf8d2f17f │ │ │ │ + @ instruction: 0xf842f17f │ │ │ │ teqlt ip, #48758784 @ 0x2e80000 │ │ │ │ mulls r0, r4, r8 │ │ │ │ @ instruction: 0xf0cb7025 │ │ │ │ - uadd8mi pc, r0, r5 @ │ │ │ │ - blx feba4cb4 <__read_chk@plt+0xfeb3f8e0> │ │ │ │ - @ instruction: 0xff98f0cb │ │ │ │ + usaxmi pc, r0, sp @ │ │ │ │ + blx 7a4cb4 <__read_chk@plt+0x73f8e0> │ │ │ │ + @ instruction: 0xff60f0cb │ │ │ │ ldrtmi lr, [r8], -r3, ror #15 │ │ │ │ @ instruction: 0xf0d4681f │ │ │ │ - @ instruction: 0xf44fff09 │ │ │ │ + @ instruction: 0xf44ffed1 │ │ │ │ @ instruction: 0xf8d87388 │ │ │ │ blx 12c6ce <__read_chk@plt+0xc72fa> │ │ │ │ ldmdbvs fp!, {r8, r9, sl, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0d86f58 │ │ │ │ - stmdacs r0, {r0, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ccd09b │ │ │ │ - @ instruction: 0xf89af93f │ │ │ │ + @ instruction: 0xf89af907 │ │ │ │ blcs 746e4 <__read_chk@plt+0xf310> │ │ │ │ stmiblt sp!, {r2, r4, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0x46294652 │ │ │ │ @ instruction: 0xf17f4620 │ │ │ │ - strb pc, [sp, r9, lsr #17] @ │ │ │ │ - @ instruction: 0xff70f0cb │ │ │ │ + bfi pc, r9, (invalid: 16:13) @ │ │ │ │ + @ instruction: 0xff38f0cb │ │ │ │ @ instruction: 0xf1804650 │ │ │ │ - @ instruction: 0xf0cbfa87 │ │ │ │ - @ instruction: 0xe7c3ff73 │ │ │ │ - @ instruction: 0xff68f0cb │ │ │ │ + @ instruction: 0xf0cbf9f7 │ │ │ │ + @ instruction: 0xe7c3ff3b │ │ │ │ + @ instruction: 0xff30f0cb │ │ │ │ @ instruction: 0xf1804628 │ │ │ │ - @ instruction: 0xf0cbfa7f │ │ │ │ - ldr pc, [fp, fp, ror #30]! │ │ │ │ + @ instruction: 0xf0cbf9ef │ │ │ │ + @ instruction: 0xe7bbff33 │ │ │ │ ldr r2, [r5, r1, lsl #14] │ │ │ │ ldmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq r6, fp, r8, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, lr, lr, lsl #9 │ │ │ │ + andseq r1, lr, r6, ror #6 │ │ │ │ ldrsbteq r6, [fp], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ eorseq r6, fp, lr, asr r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -3304,15 +3304,15 @@ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf85b4604 │ │ │ │ strmi sl, [r3], -r3 │ │ │ │ andcs r9, r9, r0, lsl #2 │ │ │ │ stmib sp, {r0, r1, r5, r6, r8, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1793 @ 0xfffff8ff │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ - stc2 1, cr15, [r4], {122} @ 0x7a │ │ │ │ + blx 1da4d72 <__read_chk@plt+0x1d3f99e> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ movwcs sp, #2 │ │ │ │ movwcc lr, #2504 @ 0x9c8 │ │ │ │ @ instruction: 0x301cf8da │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ svccs 0x00008088 │ │ │ │ @ instruction: 0xf8dad04f │ │ │ │ @@ -3327,15 +3327,15 @@ │ │ │ │ @ instruction: 0xf8d9469b │ │ │ │ blne db47cc <__read_chk@plt+0xd4f3f8> │ │ │ │ @ instruction: 0xf585fab5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3096d │ │ │ │ ldmvs r8, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf17f4420 │ │ │ │ - @ instruction: 0xf8d9f9a1 │ │ │ │ + @ instruction: 0xf8d9f911 │ │ │ │ bl 1747e8 <__read_chk@plt+0x10f414> │ │ │ │ strtmi r0, [sl], -r8, lsl #2 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x463b6898 │ │ │ │ strcc r4, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ mrc2 7, 5, pc, cr2, cr15, {7} │ │ │ │ @@ -3387,29 +3387,29 @@ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r8, lsl r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ strtmi r6, [r8], #-2200 @ 0xfffff768 │ │ │ │ - @ instruction: 0xf928f17f │ │ │ │ + @ instruction: 0xf898f17f │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3e7c0 │ │ │ │ ldmvs r8, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf17f4430 │ │ │ │ - @ instruction: 0xf8d9f91d │ │ │ │ + @ instruction: 0xf8d9f88d │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ strb r5, [r9, r0, asr #6] │ │ │ │ stmda r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq r6, fp, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r6, fp, sl, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x001e12b6 │ │ │ │ + andseq r1, lr, lr, lsl #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r6, fp, r4, rrx │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ ldrsbteq r5, [fp], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ blhi 123ddc <__read_chk@plt+0xbea08> │ │ │ │ @@ -3418,15 +3418,15 @@ │ │ │ │ addslt r4, sp, r0, asr #21 │ │ │ │ andcs r4, r9, r0, asr #23 │ │ │ │ stmibmi r0, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-3264 @ 0xfffff340 │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ tstls fp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 8a4f3a <__read_chk@plt+0x83fb66> │ │ │ │ + blx fe4a4f38 <__read_chk@plt+0xfe43fb64> │ │ │ │ blmi fefbb444 <__read_chk@plt+0xfef56070> │ │ │ │ stmiapl r1!, {r1, r5, r7, fp, ip, lr}^ │ │ │ │ ldmdavs r3, {r2, r8, ip, pc} │ │ │ │ @ instruction: 0xf503688a │ │ │ │ bcs 7d664 <__read_chk@plt+0x18290> │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ movwls r6, #34907 @ 0x885b │ │ │ │ @@ -3511,24 +3511,24 @@ │ │ │ │ addvs r2, r3, #0, 20 │ │ │ │ rscshi pc, r9, r0, lsl #6 │ │ │ │ andpl pc, r8, #1024 @ 0x400 │ │ │ │ blx b0ae6 <__read_chk@plt+0x4b712> │ │ │ │ movwcs r5, #265 @ 0x109 │ │ │ │ addvs r6, fp, #805306377 @ 0x30000009 │ │ │ │ @ instruction: 0xf1632614 │ │ │ │ - stmdbmi r2!, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi r2!, {r0, r1, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, sl, r2, lsl #12 │ │ │ │ movwpl pc, #39686 @ 0x9b06 @ │ │ │ │ bvs fe839cb4 <__read_chk@plt+0xfe7d48e0> │ │ │ │ movwpl pc, #47878 @ 0xbb06 @ │ │ │ │ strpl pc, [r8], -r6, lsl #22 │ │ │ │ @ instruction: 0x97016a9b │ │ │ │ @ instruction: 0x96006ab6 │ │ │ │ ldrbeq pc, [ip], r5, lsl #2 @ │ │ │ │ - blx 15a50d0 <__read_chk@plt+0x153fcfc> │ │ │ │ + @ instruction: 0xf9c4f17a │ │ │ │ strtmi r9, [fp], -r3, lsl #16 │ │ │ │ bcs 1c3258 <__read_chk@plt+0x15de84> │ │ │ │ ldmib r3, {r3, ip, lr, pc}^ │ │ │ │ tstcc r4, #-2147483646 @ 0x80000002 │ │ │ │ svclt 0x001c428a │ │ │ │ mulcc r1, sl, r1 │ │ │ │ @ instruction: 0xd1f3429e │ │ │ │ @@ -3549,15 +3549,15 @@ │ │ │ │ blls 19d2e8 <__read_chk@plt+0x137f14> │ │ │ │ ldmvs fp, {r1, r9, fp, ip, pc} │ │ │ │ andls r3, r2, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf73f4293 │ │ │ │ blls 1547e8 <__read_chk@plt+0xef414> │ │ │ │ ldmdbmi pc!, {r0, r1, r5, r8, ip, sp, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - blx 725144 <__read_chk@plt+0x6bfd70> │ │ │ │ + @ instruction: 0xf98af17a │ │ │ │ blmi dfb454 <__read_chk@plt+0xd96080> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 742bd0 <__read_chk@plt+0x6dd7fc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ stmdals r3, {r1, r3, r4, r5, r7, r9, pc} │ │ │ │ ldc 0, cr11, [sp], #116 @ 0x74 │ │ │ │ @@ -3606,32 +3606,32 @@ │ │ │ │ strcs r4, [r0, -fp, lsr #12] │ │ │ │ svclt 0x0000e01d │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r5, fp, ip, asr #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, lr, r2, asr #2 │ │ │ │ + andseq r1, lr, sl, lsl r0 │ │ │ │ eorseq r5, fp, r2, asr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x001e0fd0 │ │ │ │ - andseq r0, lr, r2, ror #30 │ │ │ │ + andseq r0, lr, r8, lsr #29 │ │ │ │ + andseq r0, lr, sl, lsr lr │ │ │ │ eorseq r5, fp, r4, lsr #26 │ │ │ │ tstcc r4, #262144 @ 0x40000 │ │ │ │ @ instruction: 0xf43f2f0b │ │ │ │ ldmibvs sl, {r0, r1, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2a05 │ │ │ │ bvs 714968 <__read_chk@plt+0x6af594> │ │ │ │ mvnsle r2, r4, lsl #20 │ │ │ │ ldrbtge pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x465144fa │ │ │ │ svc 0x0016f7fb │ │ │ │ - @ instruction: 0xf9e4f178 │ │ │ │ + @ instruction: 0xf9acf178 │ │ │ │ addsmi r9, r8, #8, 22 @ 0x2000 │ │ │ │ stmdals r8, {r3, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ smlalbthi pc, r7, r0, r0 @ │ │ │ │ blx f14e6 <__read_chk@plt+0x8c112> │ │ │ │ adcsvs r5, r8, #1835008 @ 0x1c0000 │ │ │ │ andcc lr, r1, r6, lsr #14 │ │ │ │ @ instruction: 0xf10de7a8 │ │ │ │ @@ -3793,15 +3793,15 @@ │ │ │ │ bvs fe6f8f0c <__read_chk@plt+0xfe693b38> │ │ │ │ rscscc pc, pc, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xd1db629a │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ ldrbmi lr, [r1], -r0, lsl #13 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stcl 7, cr15, [r2, #1004] @ 0x3ec │ │ │ │ - @ instruction: 0xf890f178 │ │ │ │ + @ instruction: 0xf858f178 │ │ │ │ @ instruction: 0xf1c3e6b0 │ │ │ │ addmi r0, fp, #469762048 @ 0x1c000000 │ │ │ │ svcge 0x0058f73f │ │ │ │ bne ff4efa60 <__read_chk@plt+0xff48a68c> │ │ │ │ @ instruction: 0x26072314 │ │ │ │ movwpl pc, #47875 @ 0xbb03 @ │ │ │ │ @ instruction: 0xe74f629e │ │ │ │ @@ -3826,15 +3826,15 @@ │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ bcs 1491f4 <__read_chk@plt+0xe3e20> │ │ │ │ addshi pc, r2, r0 │ │ │ │ svclt 0x00082a01 │ │ │ │ mvnle r9, r5, lsl #22 │ │ │ │ blx 2fa82e <__read_chk@plt+0x29545a> │ │ │ │ @ instruction: 0xf1e0f003 │ │ │ │ - bvs fece7adc <__read_chk@plt+0xfec82708> │ │ │ │ + bvs fece789c <__read_chk@plt+0xfec824c8> │ │ │ │ strmi r1, [r1], #-2605 @ 0xfffff5d3 │ │ │ │ @ instruction: 0xe7dc62b1 │ │ │ │ ldrtmi r4, [lr], -sl, lsr #13 │ │ │ │ strpl lr, [ip], #-2525 @ 0xfffff623 │ │ │ │ svceq 0x0000f1ba │ │ │ │ mcrge 7, 1, pc, cr12, cr15, {3} @ │ │ │ │ @ instruction: 0x46294650 │ │ │ │ @@ -3906,68 +3906,68 @@ │ │ │ │ bl feae9ce0 <__read_chk@plt+0xfea8490c> │ │ │ │ strb r0, [r5, r3, lsl #20] │ │ │ │ bls 203b08 <__read_chk@plt+0x19e734> │ │ │ │ bne ff541b08 <__read_chk@plt+0xff4dc734> │ │ │ │ beq 163f8c <__read_chk@plt+0xfebb8> │ │ │ │ @ instruction: 0xf7fbe7be │ │ │ │ svclt 0x0000ec6a │ │ │ │ - andseq r0, lr, r8, lsl #27 │ │ │ │ + andseq r0, lr, r0, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc02f8 <__read_chk@plt+0xfeb5af24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d40ff8 │ │ │ │ - stmvs r3, {r0, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andsle r2, r2, pc, lsl #22 │ │ │ │ andle r2, sp, r1, lsl #22 │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stcl 7, cr15, [sl], {251} @ 0xfb │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ pop {r8, sp} │ │ │ │ @ instruction: 0x46104010 │ │ │ │ - bllt feb25390 <__read_chk@plt+0xfeabffbc> │ │ │ │ + bllt 1d25390 <__read_chk@plt+0x1cbffbc> │ │ │ │ ldrbtmi r4, [r9], #-2307 @ 0xfffff6fd │ │ │ │ stmdbmi r3, {r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ - andseq r0, lr, r2, lsl #20 │ │ │ │ - andseq r0, lr, lr, asr #19 │ │ │ │ - andseq r0, lr, r0, lsr #19 │ │ │ │ + @ instruction: 0x001e08da │ │ │ │ + andseq r0, lr, r6, lsr #17 │ │ │ │ + andseq r0, lr, r8, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc0348 <__read_chk@plt+0xfeb5af74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d40ff8 │ │ │ │ - stmvs r4, {r0, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r4, {r0, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ svclt 0x00182c10 │ │ │ │ tstle sp, r6, lsl #24 │ │ │ │ ldrbtmi r4, [r9], #-2312 @ 0xfffff6f8 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stc 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ pop {r8, sp} │ │ │ │ @ instruction: 0x46104010 │ │ │ │ - bllt fe1253e0 <__read_chk@plt+0xfe0c000c> │ │ │ │ + bllt 13253e0 <__read_chk@plt+0x12c000c> │ │ │ │ ldrbtmi r4, [r9], #-2306 @ 0xfffff6fe │ │ │ │ svclt 0x0000e7f0 │ │ │ │ - andseq r0, lr, lr, asr #19 │ │ │ │ - andseq r0, lr, r2, ror #19 │ │ │ │ + andseq r0, lr, r6, lsr #17 │ │ │ │ + @ instruction: 0x001e08ba │ │ │ │ andcs r4, r4, #3072 @ 0xc00 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf09a447b │ │ │ │ - svclt 0x0000bb73 │ │ │ │ - andseq r0, lr, r0, lsl #20 │ │ │ │ + svclt 0x0000bb3b │ │ │ │ + @ instruction: 0x001e08d8 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdbmi r3, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8dfb084 │ │ │ │ ldrbtmi r8, [r9], #-268 @ 0xfffffef4 │ │ │ │ andcs r4, r7, r6, lsl #12 │ │ │ │ @ instruction: 0x4615461c │ │ │ │ - mcr2 1, 7, pc, cr6, cr9, {3} @ │ │ │ │ + mrc2 1, 2, pc, cr6, cr9, {3} │ │ │ │ ldrbtmi r4, [r8], #2879 @ 0xb3f │ │ │ │ @ instruction: 0xf04f4a3f │ │ │ │ ldmdami pc!, {sl, fp} @ │ │ │ │ cdpeq 0, 7, cr15, cr8, cr15, {2} │ │ │ │ @ instruction: 0xf858447a │ │ │ │ ldrbtmi r8, [r8], #-3 │ │ │ │ @ instruction: 0xf8d8237a │ │ │ │ @@ -3977,30 +3977,30 @@ │ │ │ │ @ instruction: 0xf011cc01 │ │ │ │ @ instruction: 0xf8cd0f02 │ │ │ │ svclt 0x000ce000 │ │ │ │ ldclcc 0, cr15, [pc], #316 @ 69338 <__read_chk@plt+0x3f64> │ │ │ │ ldcleq 0, cr15, [r9], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xf8c24621 │ │ │ │ @ instruction: 0xf076c060 │ │ │ │ - ldmdacs sl!, {r0, r3, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs sl!, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacs r2!, {r0, r1, r3, r4, sl, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf1a0dd27 │ │ │ │ @ instruction: 0xf1bc0c63 │ │ │ │ ldmdale r4, {r0, r1, r2, r4, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf00ce8df │ │ │ │ ldrcc r2, [r3], #-3898 @ 0xfffff0c6 │ │ │ │ tstne r3, #1275068416 @ 0x4c000000 │ │ │ │ tstne r3, #1275068416 @ 0x4c000000 │ │ │ │ tstne r3, #1275068416 @ 0x4c000000 │ │ │ │ tstne r3, #64, 6 │ │ │ │ @ instruction: 0x0c134913 │ │ │ │ andcs r4, r2, #37888 @ 0x9400 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xf09a447b │ │ │ │ - andcs pc, r0, fp, lsl fp @ │ │ │ │ + andcs pc, r0, r3, ror #21 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ stmdacs r3!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -4021,103 +4021,103 @@ │ │ │ │ @ instruction: 0xe7d3ffd5 │ │ │ │ strtmi r4, [sl], -r3, lsr #12 │ │ │ │ ldrtmi r2, [r9], -r1, lsl #8 │ │ │ │ strls r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xff72f010 │ │ │ │ stmdami r8, {r1, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1164478 │ │ │ │ - @ instruction: 0xe7c4fbf9 │ │ │ │ - @ instruction: 0x001e09fe │ │ │ │ + strb pc, [r4, r1, asr #23] @ │ │ │ │ + @ instruction: 0x001e08d6 │ │ │ │ ldrhteq r5, [fp], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r6, fp, r4, lsr lr │ │ │ │ - andseq r0, lr, lr, ror #19 │ │ │ │ - mulseq lr, ip, r9 │ │ │ │ - eoreq r2, ip, r4, asr r8 │ │ │ │ + andseq r0, lr, r6, asr #17 │ │ │ │ + andseq r0, lr, r4, ror r8 │ │ │ │ + strdeq r2, [ip], -r8 @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0x9114f8df │ │ │ │ strmi fp, [r5], -r5, lsl #1 │ │ │ │ andcs r4, r6, r9, ror r4 │ │ │ │ @ instruction: 0xf17944f9 │ │ │ │ - tstplt r5, #1168 @ p-variant is OBSOLETE @ 0x490 │ │ │ │ + tstplt r5, #11840 @ p-variant is OBSOLETE @ 0x2e40 │ │ │ │ bmi 10fc008 <__read_chk@plt+0x1096c34> │ │ │ │ ldrbtmi r4, [sl], #-2114 @ 0xfffff7be │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrbtmi r3, [r8], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ movwls r4, #585 @ 0x249 │ │ │ │ @ instruction: 0xf076236c │ │ │ │ - @ instruction: 0x4606f977 │ │ │ │ + @ instruction: 0x4606f93f │ │ │ │ andsle r2, r2, r3, ror r8 │ │ │ │ andle r2, fp, r8, ror r8 │ │ │ │ andle r2, lr, ip, ror #16 │ │ │ │ andcs r4, r1, r5, lsr r9 │ │ │ │ @ instruction: 0xf1794479 │ │ │ │ - @ instruction: 0xf04ffe25 │ │ │ │ + @ instruction: 0xf04ffd95 │ │ │ │ strdlt r3, [r5], -pc @ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ ldrbtmi r4, [r8], #-2097 @ 0xfffff7cf │ │ │ │ - blx feb257b2 <__read_chk@plt+0xfeac03de> │ │ │ │ + blx 1d257b2 <__read_chk@plt+0x1cc03de> │ │ │ │ @ instruction: 0x4628e7f5 │ │ │ │ - @ instruction: 0xfffcf0d5 │ │ │ │ + @ instruction: 0xffc4f0d5 │ │ │ │ mvnlt r4, r0, lsl #13 │ │ │ │ bllt fe245108 <__read_chk@plt+0xfe1dfd34> │ │ │ │ @ instruction: 0x4621463c │ │ │ │ - @ instruction: 0xf814f0d8 │ │ │ │ + @ instruction: 0xffdcf0d7 │ │ │ │ @ instruction: 0x4621b990 │ │ │ │ @ instruction: 0xf0d54628 │ │ │ │ - mrccs 15, 3, APSR_nzcv, cr3, cr3, {7} │ │ │ │ + mrccs 15, 3, APSR_nzcv, cr3, cr11, {5} │ │ │ │ andsle r6, r2, r3, lsl #19 │ │ │ │ andsle r2, r2, r2, lsl #22 │ │ │ │ strcc fp, [r1], #-2927 @ 0xfffff491 │ │ │ │ andle r4, r8, r4, asr #10 │ │ │ │ strtmi r6, [r1], -r8, ror #30 │ │ │ │ - @ instruction: 0xf802f0d8 │ │ │ │ + @ instruction: 0xffcaf0d7 │ │ │ │ rscle r2, ip, r0, lsl #16 │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ strdcs sp, [r0], -r6 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ blcs ca368 <__read_chk@plt+0x64f94> │ │ │ │ ldmiblt r7!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ svcvs 0x00684621 │ │ │ │ - @ instruction: 0xf81ef0d8 │ │ │ │ + @ instruction: 0xffe6f0d7 │ │ │ │ strcc r4, [r1], #-2841 @ 0xfffff4e7 │ │ │ │ @ instruction: 0xf8594544 │ │ │ │ bvs ff5313cc <__read_chk@plt+0xff4cbff8> │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ ldrdle r6, [r1, #35]! @ 0x23 │ │ │ │ strcs lr, [r0], #-2025 @ 0xfffff817 │ │ │ │ svcvs 0x0068e000 │ │ │ │ @ instruction: 0xf0d74621 │ │ │ │ - stmdacs r0, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strcc sp, [r1], #-459 @ 0xfffffe35 │ │ │ │ mvnsle r4, r0, lsr #11 │ │ │ │ @ instruction: 0x4621e7dd │ │ │ │ - @ instruction: 0xf0d86f68 │ │ │ │ - blmi 3a7488 <__read_chk@plt+0x3420b4> │ │ │ │ + @ instruction: 0xf0d76f68 │ │ │ │ + blmi 3a93a8 <__read_chk@plt+0x343fd4> │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf1036ad3 │ │ │ │ sbcsvs r3, r3, #-67108861 @ 0xfc000003 │ │ │ │ strb sp, [lr, r7, ror #3] │ │ │ │ - andseq r0, lr, r0, lsl r9 │ │ │ │ + andseq r0, lr, r8, ror #15 │ │ │ │ eorseq r5, fp, ip, lsl #11 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r6, fp, r2, lsl #26 │ │ │ │ - andseq r0, lr, sl, lsl #18 │ │ │ │ - andseq r0, lr, r0, lsl #18 │ │ │ │ - andseq ip, lr, r6, asr #22 │ │ │ │ + andseq r0, lr, r2, ror #15 │ │ │ │ + @ instruction: 0x001e07d8 │ │ │ │ + andseq ip, lr, sl, ror #19 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ msreq SPSR_c, #1073741864 @ 0x40000028 │ │ │ │ ldrmi r4, [r5], -r1, lsr #19 │ │ │ │ @@ -4144,79 +4144,79 @@ │ │ │ │ ldrsblt r0, [r8, -r0] │ │ │ │ tstlt sl, r2, asr #16 │ │ │ │ stmiblt r3, {r0, r1, r4, fp, ip, sp, lr}^ │ │ │ │ and r2, r8, r0 │ │ │ │ andcs r4, r3, #142336 @ 0x22c00 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ @ instruction: 0xf09a447b │ │ │ │ - @ instruction: 0xf04ff9eb │ │ │ │ + @ instruction: 0xf04ff9b3 │ │ │ │ bmi fe2758a8 <__read_chk@plt+0xfe2104d4> │ │ │ │ ldrbtmi r4, [sl], #-2948 @ 0xfffff47c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, pc, r0, asr #32 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ blmi fe10a488 <__read_chk@plt+0xfe0a50b4> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xf0de4618 │ │ │ │ - strtmi pc, [r9], -pc, asr #18 │ │ │ │ - ldc2 1, cr15, [lr], #388 @ 0x184 │ │ │ │ + @ instruction: 0x4629f917 │ │ │ │ + stc2 1, cr15, [r6], {97} @ 0x61 │ │ │ │ sbcsle r2, r9, r0, lsl #16 │ │ │ │ strb r2, [r2, r1]! │ │ │ │ sbcsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xb1206800 │ │ │ │ @ instruction: 0xf1614629 │ │ │ │ - stmdacs r0, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r2!, {r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldmdavc r3, {r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ blmi 1d95a8c <__read_chk@plt+0x1d306b8> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf0de4640 │ │ │ │ - @ instruction: 0x4629f933 │ │ │ │ - stc2 1, cr15, [r2], #388 @ 0x184 │ │ │ │ + @ instruction: 0x4629f8fb │ │ │ │ + stc2l 1, cr15, [sl], #-388 @ 0xfffffe7c │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ blcs c3ba8 <__read_chk@plt+0x5e7d4> │ │ │ │ blcs 11d6ec <__read_chk@plt+0xb8318> │ │ │ │ addshi pc, r9, r0 │ │ │ │ mvnlt r6, r2, ror #17 │ │ │ │ bicslt r7, fp, r3, lsl r8 │ │ │ │ @ instruction: 0xf8564b68 │ │ │ │ vst4.8 {d24-d27}, [pc], r3 │ │ │ │ strbmi r4, [r0], -r0, lsr #3 │ │ │ │ - @ instruction: 0xf91cf0de │ │ │ │ + @ instruction: 0xf8e4f0de │ │ │ │ @ instruction: 0xf1614629 │ │ │ │ - stmdacs r0, {r0, r1, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ and sp, sp, ip, asr #3 │ │ │ │ adcle r2, r3, r0, lsl #16 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ strtmi sp, [r9], -r0, lsr #1 │ │ │ │ - stc2 1, cr15, [r0], {97} @ 0x61 │ │ │ │ + mcrr2 1, 6, pc, r8, cr1 @ │ │ │ │ svclt 0x00183800 │ │ │ │ str r2, [r4, r1]! │ │ │ │ addsle r2, r7, r0, lsl #16 │ │ │ │ svccs 0x00006927 │ │ │ │ ldmdavc fp!, {r2, r4, r7, ip, lr, pc} │ │ │ │ addsle r2, r1, r0, lsl #22 │ │ │ │ movwcs r4, #1592 @ 0x638 │ │ │ │ @ instruction: 0xf7fb9302 │ │ │ │ addeq lr, r0, r2, lsr #25 │ │ │ │ svcmi 0x00a0f5b0 │ │ │ │ blmi 155df60 <__read_chk@plt+0x14f8b8c> │ │ │ │ stmiami r0!, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x463a58f0 │ │ │ │ @ instruction: 0xf0de4641 │ │ │ │ - @ instruction: 0x4629f8f1 │ │ │ │ - stc2l 1, cr15, [r0], #-388 @ 0xfffffe7c │ │ │ │ + @ instruction: 0x4629f8b9 │ │ │ │ + stc2 1, cr15, [r8], #-388 @ 0xfffffe7c │ │ │ │ stmdacs r0, {r1, r8, r9, fp, ip, pc} │ │ │ │ blcs 9d764 <__read_chk@plt+0x38390> │ │ │ │ stmdage r2, {r1, r2, r3, r4, r7, ip, lr, pc} │ │ │ │ - blx 12a5baa <__read_chk@plt+0x12407d6> │ │ │ │ + blx feea5ba8 <__read_chk@plt+0xfee407d4> │ │ │ │ stmdacs r0, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svcge 0x0072f43f │ │ │ │ blcs c3bc0 <__read_chk@plt+0x5e7ec> │ │ │ │ blcs 11d6cc <__read_chk@plt+0xb82f8> │ │ │ │ svcge 0x006cf47f │ │ │ │ svccs 0x00006887 │ │ │ │ svcge 0x0068f43f │ │ │ │ @@ -4225,31 +4225,31 @@ │ │ │ │ @ instruction: 0xf04f4b40 │ │ │ │ @ instruction: 0xf8560904 │ │ │ │ and r8, r3, r3 │ │ │ │ svccs 0x0004f857 │ │ │ │ rsble r2, r0, r0, lsl #20 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf0de4640 │ │ │ │ - strtmi pc, [r9], -r5, asr #17 │ │ │ │ - ldc2 1, cr15, [r4], #-388 @ 0xfffffe7c │ │ │ │ + strtmi pc, [r9], -sp, lsl #17 │ │ │ │ + blx fffa5b76 <__read_chk@plt+0xfff407a2> │ │ │ │ rscsle r2, r1, r0, lsl #16 │ │ │ │ stmdacs r0, {r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ svcge 0x004cf43f │ │ │ │ bcs 83908 <__read_chk@plt+0x1e534> │ │ │ │ svcge 0x0046f47f │ │ │ │ stmiavs r2!, {r1, r2, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ addle r2, fp, r0, lsl #20 │ │ │ │ @ instruction: 0xf04f7813 │ │ │ │ blcs 6ba90 <__read_chk@plt+0x66bc> │ │ │ │ blmi c1d830 <__read_chk@plt+0xbb845c> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf0de4640 │ │ │ │ - strtmi pc, [r9], -r7, lsr #17 │ │ │ │ - ldc2 1, cr15, [r6], {97} @ 0x61 │ │ │ │ + strtmi pc, [r9], -pc, ror #16 │ │ │ │ + blx ff825bb2 <__read_chk@plt+0xff7c07de> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmibvs r3!, {r0, r1, r2, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ eorle r2, fp, r2, lsl #22 │ │ │ │ svceq 0x0004f1b9 │ │ │ │ svcge 0x002af43f │ │ │ │ stmvs r2, {r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @@ -4261,35 +4261,35 @@ │ │ │ │ ldmdavs sl!, {r0, r1, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ blmi 7153e4 <__read_chk@plt+0x6b0010> │ │ │ │ ldmdbeq pc, {r0, r1, r2, r3, r6, ip, sp, lr, pc} @ │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf100e7b6 │ │ │ │ strbmi r0, [r0], -r1, lsl #16 │ │ │ │ - mrrc2 1, 8, pc, r6, cr0 @ │ │ │ │ + blx ff225c7e <__read_chk@plt+0xff1c08aa> │ │ │ │ andls r6, r2, r7, lsr #18 │ │ │ │ blcs a3490 <__read_chk@plt+0x3e0bc> │ │ │ │ svcge 0x0006f43f │ │ │ │ @ instruction: 0xf180a802 │ │ │ │ - @ instruction: 0xe701fad5 │ │ │ │ + str pc, [r1, -r5, asr #20] │ │ │ │ svccs 0x000068a7 │ │ │ │ ldmdavs sl!, {r4, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xd1a12a00 │ │ │ │ @ instruction: 0xf7fbe7cc │ │ │ │ @ instruction: 0xf1b9e98e │ │ │ │ @ instruction: 0xf43f0f04 │ │ │ │ stmiavs r2!, {r0, r2, r4, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavc r3, {r0, r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xe73aaf55 │ │ │ │ eorseq r5, fp, sl, asr #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r5, fp, r2, asr #8 │ │ │ │ - andseq r0, lr, ip, asr #15 │ │ │ │ + andseq r0, lr, r4, lsr #13 │ │ │ │ ldrsbteq r5, [fp], -r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0010f8cc │ │ │ │ strmi r4, [ip], -r4, lsl #21 │ │ │ │ @@ -4297,40 +4297,40 @@ │ │ │ │ stmibmi r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andshi pc, r0, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ ldmpl r3, {r1, r2, sp}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f9331 │ │ │ │ @ instruction: 0xf1790300 │ │ │ │ - orrlt pc, r5, #17152 @ 0x4300 │ │ │ │ + orrlt pc, r5, #183296 @ 0x2cc00 │ │ │ │ @ instruction: 0x26004b7e │ │ │ │ @ instruction: 0x27784a7e │ │ │ │ ldrbtmi r4, [sl], #-2174 @ 0xfffff782 │ │ │ │ andge pc, r3, r8, asr r8 @ │ │ │ │ cmncs r1, #176, 4 │ │ │ │ @ instruction: 0xf8da4478 │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ stmiavs r9, {r7, r9, ip}^ │ │ │ │ strvs lr, [r1], -sp, asr #19 │ │ │ │ strls r4, [r0, -r9, asr #4] │ │ │ │ - @ instruction: 0xff70f075 │ │ │ │ + @ instruction: 0xff38f075 │ │ │ │ msreq SPSR_c, #160, 2 @ 0x28 │ │ │ │ blcs 6baf5c <__read_chk@plt+0x655b88> │ │ │ │ ldm pc, {r1, r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ stceq 0, cr15, [r2, #-12]! │ │ │ │ ldclpl 13, cr0, [sl], #-464 @ 0xfffffe30 │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ andvs r0, sp, #832 @ 0x340 │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ cdpvs 8, 0, cr6, cr13, cr13, {0} │ │ │ │ andcs r4, r1, fp, ror #18 │ │ │ │ @ instruction: 0xf1794479 │ │ │ │ - @ instruction: 0xf04ffc11 │ │ │ │ + @ instruction: 0xf04ffb81 │ │ │ │ bmi 1ab5b70 <__read_chk@plt+0x1a5079c> │ │ │ │ ldrbtmi r4, [sl], #-2913 @ 0xfffff49f │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, r5, r0, asr #32 │ │ │ │ pop {r0, r1, r4, r5, ip, sp, pc} │ │ │ │ @@ -4352,21 +4352,21 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ blls 1c3b38 <__read_chk@plt+0x15e764> │ │ │ │ movwls lr, #10701 @ 0x29cd │ │ │ │ cmpcs r1, #-1879048188 @ 0x90000004 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ - @ instruction: 0xf83af17c │ │ │ │ + @ instruction: 0xffaaf17b │ │ │ │ blcs b12f8 <__read_chk@plt+0x4bf24> │ │ │ │ stmdacs r1, {r1, r2, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf89dd002 │ │ │ │ bllt 11359b8 <__read_chk@plt+0x10d05e4> │ │ │ │ ldrbtmi r4, [r8], #-2122 @ 0xfffff7b6 │ │ │ │ - @ instruction: 0xf956f116 │ │ │ │ + @ instruction: 0xf91ef116 │ │ │ │ blmi 12e36d8 <__read_chk@plt+0x127e304> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2888 @ 0xfffff4b8 │ │ │ │ blmi 12a3720 <__read_chk@plt+0x123e34c> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2887 @ 0xfffff4b9 │ │ │ │ movwcs lr, #1982 @ 0x7be │ │ │ │ @@ -4379,78 +4379,78 @@ │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2882 @ 0xfffff4be │ │ │ │ blmi 11236f0 <__read_chk@plt+0x10be31c> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2881 @ 0xfffff4bf │ │ │ │ ldmdacs r8!, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4628d0d4 │ │ │ │ - stc2 0, cr15, [r2, #852] @ 0x354 │ │ │ │ + stc2l 0, cr15, [sl, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0xb3204681 │ │ │ │ movtlt r6, #20328 @ 0x4f68 │ │ │ │ ands r2, r8, r0, lsl #8 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - ldc2l 0, cr15, [ip, #-852]! @ 0xfffffcac │ │ │ │ + stc2l 0, cr15, [r4, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0x4631463a │ │ │ │ ldc2l 7, cr15, [r8, #1020] @ 0x3fc │ │ │ │ teqle sl, r0, lsl #16 │ │ │ │ svcvs 0x00684621 │ │ │ │ - ldc2l 0, cr15, [lr, #860] @ 0x35c │ │ │ │ + stc2 0, cr15, [r6, #860]! @ 0x35c │ │ │ │ strcc r4, [r1], #-2868 @ 0xfffff4cc │ │ │ │ @ instruction: 0xf858454c │ │ │ │ bvs ff531894 <__read_chk@plt+0xff4cc4c0> │ │ │ │ mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ ldrdle r6, [r8], -r3 │ │ │ │ strtmi r6, [r1], -r8, ror #30 │ │ │ │ - stc2 0, cr15, [r0, #860] @ 0x35c │ │ │ │ + stc2l 0, cr15, [r8, #-860] @ 0xfffffca4 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strmi r3, [r1, #1025]! @ 0x401 │ │ │ │ strdcs sp, [r0], -r6 │ │ │ │ strcc lr, [r1], #-1893 @ 0xfffff89b │ │ │ │ rscsle r4, sl, r1, lsr #11 │ │ │ │ strtmi r6, [r1], -r8, ror #30 │ │ │ │ - ldc2l 0, cr15, [r2, #-860]! @ 0xfffffca4 │ │ │ │ + ldc2 0, cr15, [sl, #-860]! @ 0xfffffca4 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - ldc2l 0, cr15, [r0, #-852] @ 0xfffffcac │ │ │ │ + ldc2 0, cr15, [r8, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0x4631463a │ │ │ │ stc2 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ rscle r2, ip, r0, lsl #16 │ │ │ │ svcvs 0x00684621 │ │ │ │ - stc2 0, cr15, [lr, #860] @ 0x35c │ │ │ │ + ldc2l 0, cr15, [r6, #-860] @ 0xfffffca4 │ │ │ │ strcc r4, [r1], #-2846 @ 0xfffff4e2 │ │ │ │ @ instruction: 0xf85845a1 │ │ │ │ bvs ff5318ec <__read_chk@plt+0xff4cc518> │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ ldrdle r6, [r1, #35]! @ 0x23 │ │ │ │ strcc lr, [r1], #-2011 @ 0xfffff825 │ │ │ │ bicle r4, pc, ip, asr #10 │ │ │ │ @ instruction: 0xf7fbe7d7 │ │ │ │ svclt 0x0000e864 │ │ │ │ mlaseq fp, r8, r1, r5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, lr, r6, lsl #11 │ │ │ │ + andseq r0, lr, lr, asr r4 │ │ │ │ eorseq r5, fp, r8, lsl #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrshteq r6, [fp], -r2 │ │ │ │ - andseq r0, lr, r0, ror r5 │ │ │ │ - andseq r0, lr, ip, lsr #11 │ │ │ │ + andseq r0, lr, r8, asr #8 │ │ │ │ + andseq r0, lr, r4, lsl #9 │ │ │ │ eorseq r5, fp, lr, lsl #2 │ │ │ │ - andseq r0, lr, r4, ror #10 │ │ │ │ - andseq r0, lr, r2, asr #10 │ │ │ │ - mulseq lr, lr, r6 │ │ │ │ - @ instruction: 0x001e04fc │ │ │ │ - andseq r0, lr, lr, asr #9 │ │ │ │ - @ instruction: 0x001ec6b0 │ │ │ │ - andseq r0, lr, r2, asr #9 │ │ │ │ - eoreq r4, sl, ip, lsr r0 │ │ │ │ - andseq r0, lr, sl, lsr #9 │ │ │ │ - @ instruction: 0x001e04d8 │ │ │ │ - mulseq lr, lr, r4 │ │ │ │ - eorseq r3, r3, r4, lsr sl │ │ │ │ - mulseq lr, r2, r4 │ │ │ │ + andseq r0, lr, ip, lsr r4 │ │ │ │ + andseq r0, lr, sl, lsl r4 │ │ │ │ + andseq ip, lr, r2, asr #10 │ │ │ │ + @ instruction: 0x001e03d4 │ │ │ │ + andseq r0, lr, r6, lsr #7 │ │ │ │ + andseq ip, lr, r4, asr r5 │ │ │ │ + mulseq lr, sl, r3 │ │ │ │ + eoreq r3, sl, r0, ror #29 │ │ │ │ + andseq r0, lr, r2, lsl #7 │ │ │ │ + @ instruction: 0x001e03b0 │ │ │ │ + andseq r0, lr, r6, ror r3 │ │ │ │ + ldrsbteq r3, [r3], -r8 │ │ │ │ + andseq r0, lr, sl, ror #6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ ldrmi fp, [r5], -pc, lsr #1 │ │ │ │ @ instruction: 0xf8df4698 │ │ │ │ @@ -4461,15 +4461,15 @@ │ │ │ │ ldcls 4, cr4, [r8], #-996 @ 0xfffffc1c │ │ │ │ strls r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ ldmpl r3, {r2, r6, r9, fp, ip}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f932d │ │ │ │ @ instruction: 0xf1790300 │ │ │ │ - @ instruction: 0xf7fdfafb │ │ │ │ + @ instruction: 0xf7fdfa6b │ │ │ │ andls pc, r9, r3, ror #31 │ │ │ │ @ instruction: 0xf8dfbba0 │ │ │ │ @ instruction: 0xf8593a2c │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ ldrle r0, [r7], #-2011 @ 0xfffff825 │ │ │ │ @@ -4480,15 +4480,15 @@ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf8df84d4 │ │ │ │ andcs r3, r3, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ eorlt r2, pc, r5 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - svclt 0x004af099 │ │ │ │ + svclt 0x0012f099 │ │ │ │ ldmibcs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls bc3a60 <__read_chk@plt+0xb5e68c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf8df84bc │ │ │ │ @@ -4498,15 +4498,15 @@ │ │ │ │ ldmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf89b4628 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf88b0204 │ │ │ │ @ instruction: 0xf85920f4 │ │ │ │ bvs ffb3da34 <__read_chk@plt+0xffad8660> │ │ │ │ @ instruction: 0xf0d3930a │ │ │ │ - bvs ffb68efc <__read_chk@plt+0xffb03b28> │ │ │ │ + bvs ffb68e1c <__read_chk@plt+0xffb03a48> │ │ │ │ ldrmi r4, [lr], -r1, lsl #13 │ │ │ │ suble r2, r3, r0, lsl #22 │ │ │ │ stmvs r3, {r5, r8, ip, sp, pc} │ │ │ │ blcs b865c <__read_chk@plt+0x53288> │ │ │ │ @ instruction: 0x81b2f240 │ │ │ │ stmibcs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2300 │ │ │ │ @@ -4515,15 +4515,15 @@ │ │ │ │ ldrmi r3, [r7], -r1, lsl #6 │ │ │ │ andls r2, fp, #120, 6 @ 0xe0000001 │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ adcsvc pc, r8, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf06f2361 │ │ │ │ @ instruction: 0xf8c70601 │ │ │ │ @ instruction: 0xf0756180 │ │ │ │ - @ instruction: 0xf1a0fdd5 │ │ │ │ + @ instruction: 0xf1a0fd9d │ │ │ │ strmi r0, [r7], -r1, ror #20 │ │ │ │ svceq 0x0017f1ba │ │ │ │ andcs sp, r1, #6750208 @ 0x670000 │ │ │ │ vsubw.s8 q9, q0, d21 │ │ │ │ blx ea888 <__read_chk@plt+0x854b4> │ │ │ │ andsmi pc, r3, sl, lsl #4 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @@ -4549,40 +4549,40 @@ │ │ │ │ ldrbtmi r4, [r8], #-1601 @ 0xfffff9bf │ │ │ │ orrcc pc, r0, r0, asr #17 │ │ │ │ @ instruction: 0xf8df2300 │ │ │ │ stmib sp, {r2, r4, r8, fp}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ @ instruction: 0xf0752363 │ │ │ │ - @ instruction: 0x4607fd91 │ │ │ │ + @ instruction: 0x4607fd59 │ │ │ │ beq 18e6180 <__read_chk@plt+0x1880dac> │ │ │ │ movwcs r9, #2568 @ 0xa08 │ │ │ │ andsvs r9, r3, r7, lsl #16 │ │ │ │ - mcr2 0, 2, pc, cr4, cr2, {6} @ │ │ │ │ + mcr2 0, 0, pc, cr12, cr2, {6} @ │ │ │ │ blge 37b520 <__read_chk@plt+0x31614c> │ │ │ │ ldrmi r9, [lr], fp, lsl #6 │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ - pkhbtmi pc, r0, r7, lsl #24 @ │ │ │ │ + pkhtbmi pc, r0, pc, asr #23 @ │ │ │ │ svceq 0x0017f1ba │ │ │ │ ldm pc, {r0, r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ stcleq 0, cr15, [sl], {10} │ │ │ │ strhi r0, [ip, -r8, lsr #25] │ │ │ │ stceq 12, cr0, [ip], {12} │ │ │ │ stceq 12, cr0, [ip], {12} │ │ │ │ stceq 12, cr0, [ip], {12} │ │ │ │ stceq 1, cr3, [ip], {49} @ 0x31 │ │ │ │ @ instruction: 0xf8df810c │ │ │ │ andcs r3, r3, #176, 16 @ 0xb00000 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - @ instruction: 0xf8dffe8f │ │ │ │ + @ instruction: 0xf8dffe57 │ │ │ │ @ instruction: 0xf8df28a4 │ │ │ │ ldrbtmi r3, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strhi pc, [r1], #-64 @ 0xffffffc0 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @@ -4617,93 +4617,93 @@ │ │ │ │ blls 30a768 <__read_chk@plt+0x2a5394> │ │ │ │ svceq 0x0001f1b9 │ │ │ │ cmpphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ movweq lr, #39843 @ 0x9ba3 │ │ │ │ svclt 0x00182b01 │ │ │ │ @ instruction: 0xf0009c09 │ │ │ │ @ instruction: 0x46488370 │ │ │ │ - ldc2 1, cr15, [ip], #480 @ 0x1e0 │ │ │ │ + stc2 1, cr15, [r4], {120} @ 0x78 │ │ │ │ strmi r9, [r6], -sl, lsl #22 │ │ │ │ bne 6847b4 <__read_chk@plt+0x61f3e0> │ │ │ │ - ldc2 1, cr15, [r6], #480 @ 0x1e0 │ │ │ │ + ldc2l 1, cr15, [lr], #-480 @ 0xfffffe20 │ │ │ │ ubfxcc pc, pc, #17, #17 │ │ │ │ andvs lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r2, [fp], #-514 @ 0xfffffdfe │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 182618e <__read_chk@plt+0x17c0dba> │ │ │ │ + blx a2618e <__read_chk@plt+0x9c0dba> │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ stccs 0, cr8, [r0], {130} @ 0x82 │ │ │ │ @ instruction: 0xe123d093 │ │ │ │ @ instruction: 0x07d4f8df │ │ │ │ @ instruction: 0xf1154478 │ │ │ │ - @ instruction: 0xe78cff35 │ │ │ │ + @ instruction: 0xe78cfefd │ │ │ │ smlalscs pc, r4, fp, r8 @ │ │ │ │ @ instruction: 0xf0422600 │ │ │ │ @ instruction: 0xf88b0210 │ │ │ │ ldmdblt r0, {r2, r4, r5, r6, r7, sp}^ │ │ │ │ @ instruction: 0x4618e05c │ │ │ │ @ instruction: 0xf0d74631 │ │ │ │ - bvs ffb68c14 <__read_chk@plt+0xffb03840> │ │ │ │ + bvs ffb68b34 <__read_chk@plt+0xffb03760> │ │ │ │ strcc r3, [r1], -r1, lsl #22 │ │ │ │ ldrmi r6, [r0, #747]! @ 0x2eb │ │ │ │ svcvs 0x0060d052 │ │ │ │ @ instruction: 0xf0d74631 │ │ │ │ - svcvs 0x0063fb93 │ │ │ │ + svcvs 0x0063fb5b │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46314618 │ │ │ │ - blx feea5fde <__read_chk@plt+0xfee40c0a> │ │ │ │ + blx fe0a5fde <__read_chk@plt+0xfe040c0a> │ │ │ │ movwcc r6, #6891 @ 0x1aeb │ │ │ │ @ instruction: 0xf89be7ed │ │ │ │ @ instruction: 0xf8d930f4 │ │ │ │ @ instruction: 0xf0431000 │ │ │ │ @ instruction: 0xf88b0310 │ │ │ │ svcvs 0x006030f4 │ │ │ │ - blx 2025ffa <__read_chk@plt+0x1fc0c26> │ │ │ │ + blx 1225ffa <__read_chk@plt+0x11c0c26> │ │ │ │ @ instruction: 0xf8d96f63 │ │ │ │ stmdacs r0, {ip} │ │ │ │ mrshi pc, (UNDEF: 7) @ │ │ │ │ @ instruction: 0xf0d74618 │ │ │ │ - bvs ffae8bc4 <__read_chk@plt+0xffa837f0> │ │ │ │ + bvs ffae8ae4 <__read_chk@plt+0xffa83710> │ │ │ │ stmdbcc r1, {r2, r3, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ stmdbcs r0, {r0, r3, r5, r6, r7, r9, sp, lr} │ │ │ │ orrshi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ stmdals fp, {r0, r1, r2, r3, r4, r6, r9, pc} │ │ │ │ - mrc2 0, 3, pc, cr12, cr2, {6} │ │ │ │ + mcr2 0, 2, pc, cr4, cr2, {6} @ │ │ │ │ @ instruction: 0xf89be749 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf88b0210 │ │ │ │ svcvs 0x006020f4 │ │ │ │ - blx 1ea603a <__read_chk@plt+0x1e40c66> │ │ │ │ + blx 10a603a <__read_chk@plt+0x1040c66> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x260080d4 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ tst sl, r4, lsl #2 │ │ │ │ ldrmi r3, [r0, #1537]! @ 0x601 │ │ │ │ tstphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r6, [r1], -r0, ror #30 │ │ │ │ - blx 142605a <__read_chk@plt+0x13c0c86> │ │ │ │ + blx 62605a <__read_chk@plt+0x5c0c86> │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ ldrtmi r6, [r1], -fp, ror #21 │ │ │ │ blcc c5a88 <__read_chk@plt+0x606b4> │ │ │ │ @ instruction: 0xf0d762eb │ │ │ │ - @ instruction: 0xe7edfb95 │ │ │ │ + ubfx pc, sp, #22, #14 │ │ │ │ blcs 84bc0 <__read_chk@plt+0x1f7ec> │ │ │ │ adchi pc, r8, r0 │ │ │ │ stmdacs r0, {r3, r5, r6, r7, r9, fp, sp, lr} │ │ │ │ addshi pc, fp, r0 │ │ │ │ - ldc2 1, cr15, [r0], #-480 @ 0xfffffe20 │ │ │ │ + blx ffea6306 <__read_chk@plt+0xffe40f32> │ │ │ │ usatcc pc, #12, pc, asr #17 @ │ │ │ │ andls r4, r0, fp, ror r4 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf1582004 │ │ │ │ - @ instruction: 0xf0d2fab1 │ │ │ │ - @ instruction: 0x2000fdb1 │ │ │ │ + @ instruction: 0xf0d2fa79 │ │ │ │ + andcs pc, r0, r9, ror sp @ │ │ │ │ @ instruction: 0xf0d36228 │ │ │ │ - stmibvs fp!, {r0, r4, r5, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs fp!, {r0, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ svclt 0x00084290 │ │ │ │ cmnvs r8, r0 │ │ │ │ @ instruction: 0xf73f4283 │ │ │ │ bvs b15964 <__read_chk@plt+0xab0590> │ │ │ │ andcc r1, r1, r0, asr #21 │ │ │ │ @@ -4722,30 +4722,30 @@ │ │ │ │ movwcs fp, #7956 @ 0x1f14 │ │ │ │ @ instruction: 0xf0402300 │ │ │ │ bls 34a038 <__read_chk@plt+0x2e4c64> │ │ │ │ tstpeq r1, pc, rrx @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c2461e │ │ │ │ strt r1, [fp], r0, lsl #3 │ │ │ │ svcvs 0x00606801 │ │ │ │ - blx ffda610c <__read_chk@plt+0xffd40d38> │ │ │ │ + blx fefa610c <__read_chk@plt+0xfef40d38> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df813f │ │ │ │ ldrbtmi r3, [fp], #-1636 @ 0xfffff99c │ │ │ │ @ instruction: 0xc660f8df │ │ │ │ cdpeq 0, 6, cr15, cr3, cr15, {2} │ │ │ │ @ instruction: 0x065cf8df │ │ │ │ ldrbtmi r4, [ip], #1601 @ 0x641 │ │ │ │ @ instruction: 0xf50c4478 │ │ │ │ @ instruction: 0xf8cc72b8 │ │ │ │ movwcs r3, #396 @ 0x18c │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf8cc2361 │ │ │ │ @ instruction: 0xf075e180 │ │ │ │ - @ instruction: 0xf1a0fc19 │ │ │ │ + @ instruction: 0xf1a0fbe1 │ │ │ │ strmi r0, [r7], -r1, ror #20 │ │ │ │ svceq 0x0017f1ba │ │ │ │ mcrge 6, 5, pc, cr11, cr15, {1} @ │ │ │ │ @ instruction: 0x23252201 │ │ │ │ orreq pc, r0, #192, 4 │ │ │ │ vpmax.s8 d15, d10, d2 │ │ │ │ blcs 79e54 <__read_chk@plt+0x14a80> │ │ │ │ @@ -4757,47 +4757,47 @@ │ │ │ │ blcs b8a3c <__read_chk@plt+0x53668> │ │ │ │ mcrge 6, 2, pc, cr4, cr15, {1} @ │ │ │ │ @ instruction: 0xa600f8df │ │ │ │ ldrmi r2, [lr], -r0, lsl #6 │ │ │ │ @ instruction: 0xf50a44fa │ │ │ │ @ instruction: 0xf8d97aa0 │ │ │ │ svcvs 0x00601000 │ │ │ │ - blx fec26198 <__read_chk@plt+0xfebc0dc4> │ │ │ │ + blx 1e26198 <__read_chk@plt+0x1dc0dc4> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df82b8 │ │ │ │ @ instruction: 0xf8df35e8 │ │ │ │ ldrbtmi r2, [fp], #-1512 @ 0xfffffa18 │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ cmncs r3, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xf8dfe63f │ │ │ │ @ instruction: 0x460135dc │ │ │ │ andcs r6, r2, #168, 6 @ 0xa0000002 │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ - stc2 0, cr15, [sl, #-612] @ 0xfffffd9c │ │ │ │ + ldc2l 0, cr15, [r2], {153} @ 0x99 │ │ │ │ @ instruction: 0xf1786ae8 │ │ │ │ - @ instruction: 0xf8dffb8b │ │ │ │ + @ instruction: 0xf8dffb53 │ │ │ │ ldrbtmi r3, [fp], #-1480 @ 0xfffffa38 │ │ │ │ andcs r9, r2, #0 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 3a63e0 <__read_chk@plt+0x34100c> │ │ │ │ + @ instruction: 0xf9d4f158 │ │ │ │ stmdals fp, {r2, r3, r8, fp, ip, pc} │ │ │ │ - ldc2 0, cr15, [lr], {210} @ 0xd2 │ │ │ │ + stc2l 0, cr15, [r6], #-840 @ 0xfffffcb8 │ │ │ │ strmi lr, [r6], -r9, ror #12 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ rsbs sp, lr, r3, lsl #2 │ │ │ │ ldrmi r3, [r0, #1537]! @ 0x601 │ │ │ │ svcvs 0x0060d07b │ │ │ │ @ instruction: 0xf0d74631 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ bvs ffb5e680 <__read_chk@plt+0xffaf92ac> │ │ │ │ svcvs 0x00604631 │ │ │ │ rscvs r3, fp, #67108864 @ 0x4000000 │ │ │ │ - blx fe826210 <__read_chk@plt+0xfe7c0e3c> │ │ │ │ + blx 1a26210 <__read_chk@plt+0x19c0e3c> │ │ │ │ ldrmi lr, [r8], -lr, ror #15 │ │ │ │ - blx fe726218 <__read_chk@plt+0xfe6c0e44> │ │ │ │ + blx 1926218 <__read_chk@plt+0x18c0e44> │ │ │ │ mrrcne 10, 14, r6, sl, cr11 │ │ │ │ blvs feb02a6c <__read_chk@plt+0xfea9d698> │ │ │ │ @ instruction: 0xf47f4313 │ │ │ │ @ instruction: 0xf89baefc │ │ │ │ @ instruction: 0x0690211f │ │ │ │ mrcge 5, 7, APSR_nzcv, cr7, cr15, {3} │ │ │ │ andcs r9, r1, #12, 18 @ 0x30000 │ │ │ │ @@ -4820,19 +4820,19 @@ │ │ │ │ ldrbtmi r9, [sl], #3593 @ 0xe09 │ │ │ │ bvc fe8a7348 <__read_chk@plt+0xfe841f74> │ │ │ │ bvs ffae3d40 <__read_chk@plt+0xffa7e96c> │ │ │ │ blvs feb5838c <__read_chk@plt+0xfeaf2fb8> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ blls 30a2ec <__read_chk@plt+0x2a4f18> │ │ │ │ @ instruction: 0xf1781a58 │ │ │ │ - bvs ffb68bd4 <__read_chk@plt+0xffb03800> │ │ │ │ + bvs ffb68af4 <__read_chk@plt+0xffb03720> │ │ │ │ blcs 7b74c <__read_chk@plt+0x16378> │ │ │ │ adcshi pc, r6, r0 │ │ │ │ @ instruction: 0xf1784618 │ │ │ │ - bvs ffb68bc4 <__read_chk@plt+0xffb037f0> │ │ │ │ + bvs ffb68ae4 <__read_chk@plt+0xffb03710> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8223 │ │ │ │ @ instruction: 0xf8df34f4 │ │ │ │ ldrbtmi r2, [fp], #-1268 @ 0xfffffb0c │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ stmib sp, {r4, r5, r6, r7, sl, ip}^ │ │ │ │ cmncs r4, #67108864 @ 0x4000000 │ │ │ │ @@ -4840,42 +4840,42 @@ │ │ │ │ ldrbtmi r0, [r9], #-515 @ 0xfffffdfd │ │ │ │ tstls r0, r1, lsl #4 │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ svc 0x00aef7fa │ │ │ │ strtmi r2, [r3], -r0, lsl #2 │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ adcsne pc, r3, sp, lsl #17 │ │ │ │ - ldc2l 0, cr15, [sl], #-612 @ 0xfffffd9c │ │ │ │ + mcrr2 0, 9, pc, r2, cr9 @ │ │ │ │ blcs 84e38 <__read_chk@plt+0x1fa64> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr3, cr15, {3} │ │ │ │ @ instruction: 0x4640e697 │ │ │ │ - blx ffe26578 <__read_chk@plt+0xffdc11a4> │ │ │ │ + blx ff026578 <__read_chk@plt+0xfefc11a4> │ │ │ │ ldrtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ andcs r9, r2, #0 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ @ instruction: 0xf1582004 │ │ │ │ - blls 328588 <__read_chk@plt+0x2c31b4> │ │ │ │ + blls 3284a8 <__read_chk@plt+0x2c30d4> │ │ │ │ teqle r4, r0, lsl #22 │ │ │ │ blcs 84b60 <__read_chk@plt+0x1f78c> │ │ │ │ blvs feb6149c <__read_chk@plt+0xfeafc0c8> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf89b80e7 │ │ │ │ @ instruction: 0x0699311f │ │ │ │ cmpphi r3, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ andcs r9, r1, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0x63aa696b │ │ │ │ eorvs r1, fp, #831488 @ 0xcb000 │ │ │ │ @ instruction: 0xf8dfe755 │ │ │ │ ldrbtmi sl, [sl], #1148 @ 0x47c │ │ │ │ bvc fe4a7408 <__read_chk@plt+0xfe442034> │ │ │ │ stmdals fp, {r0, r1, r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ - stc2l 0, cr15, [ip], #840 @ 0x348 │ │ │ │ + ldc2 0, cr15, [r4], #840 @ 0x348 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmdals r7, {r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ - blx ff4a633e <__read_chk@plt+0xff440f6a> │ │ │ │ + blx fe6a633e <__read_chk@plt+0xfe640f6a> │ │ │ │ stmdbvs fp!, {r1, r8, fp, sp, lr}^ │ │ │ │ andle r2, r2, r5, lsr #20 │ │ │ │ andsvs r9, r3, r8, lsl #20 │ │ │ │ blcc e36b8 <__read_chk@plt+0x7e2e4> │ │ │ │ blcs 825b4 <__read_chk@plt+0x1d1e0> │ │ │ │ bvs b20bec <__read_chk@plt+0xabb818> │ │ │ │ cmnvs r9, r0, lsl #2 │ │ │ │ @@ -4895,217 +4895,217 @@ │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ @ instruction: 0xf89b80a6 │ │ │ │ @ instruction: 0x069a311f │ │ │ │ rscshi pc, r3, r0, asr #2 │ │ │ │ @ instruction: 0x63ab2301 │ │ │ │ @ instruction: 0xf0004599 │ │ │ │ strbmi r8, [r8], -r6, lsl #3 │ │ │ │ - blx fe4a6644 <__read_chk@plt+0xfe441270> │ │ │ │ + blx 16a6644 <__read_chk@plt+0x1641270> │ │ │ │ ldrbtmi r4, [fp], #-3069 @ 0xfffff403 │ │ │ │ blls 3239e8 <__read_chk@plt+0x2be614> │ │ │ │ @ instruction: 0xf6bf454b │ │ │ │ blls 315718 <__read_chk@plt+0x2b0344> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf1b98086 │ │ │ │ @ instruction: 0xf0000f01 │ │ │ │ vqadd.u8 q12, q8, │ │ │ │ @ instruction: 0x4648813e │ │ │ │ - blx 1fa666c <__read_chk@plt+0x1f41298> │ │ │ │ + blx 11a666c <__read_chk@plt+0x1141298> │ │ │ │ strdls r4, [r0], -r4 @ │ │ │ │ andcs r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0xf8fef158 │ │ │ │ + @ instruction: 0xf8c6f158 │ │ │ │ blcs 90cc4 <__read_chk@plt+0x2b8f0> │ │ │ │ mcrge 4, 2, pc, cr9, cr15, {3} @ │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ usat sl, #9, sl, asr #26 │ │ │ │ ldrbtmi r4, [fp], #-3053 @ 0xfffff413 │ │ │ │ @ instruction: 0x461a4618 │ │ │ │ blls 323dfc <__read_chk@plt+0x2bea28> │ │ │ │ andsle r4, sl, fp, asr #10 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldcge 4, cr15, [r2, #508] @ 0x1fc │ │ │ │ blcs d0cf0 <__read_chk@plt+0x6b91c> │ │ │ │ addshi pc, sp, r0 │ │ │ │ @ instruction: 0xf178980a │ │ │ │ - blmi ff9e8a38 <__read_chk@plt+0xff983664> │ │ │ │ + blmi ff9e8958 <__read_chk@plt+0xff983584> │ │ │ │ strbmi r9, [r9], -r0 │ │ │ │ andcs r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf1582004 │ │ │ │ - svccs 0x0000f8db │ │ │ │ + svccs 0x0000f8a3 │ │ │ │ mcrge 4, 1, pc, cr7, cr15, {3} @ │ │ │ │ stccs 12, cr9, [r0], {9} │ │ │ │ ldcge 4, cr15, [r7, #-252]! @ 0xffffff04 │ │ │ │ blcs a3c0c <__read_chk@plt+0x3e838> │ │ │ │ msrhi (UNDEF: 56), r0 │ │ │ │ blcs d0d24 <__read_chk@plt+0x6b950> │ │ │ │ tstphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf178980a │ │ │ │ - blmi ff6e8a04 <__read_chk@plt+0xff683630> │ │ │ │ + blmi ff6e8924 <__read_chk@plt+0xff683550> │ │ │ │ sxtah r4, r3, fp, ror #8 │ │ │ │ ldrbtmi r4, [fp], #-3032 @ 0xfffff428 │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ @ instruction: 0xf09963a9 │ │ │ │ - stmdbls ip, {r0, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls ip, {r0, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9e6b1 │ │ │ │ svcvs 0x00601000 │ │ │ │ - @ instruction: 0xf938f0d7 │ │ │ │ + @ instruction: 0xf900f0d7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blmi ff4ca610 <__read_chk@plt+0xff46523c> │ │ │ │ ldrbtmi r4, [fp], #-2769 @ 0xfffff52f │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ rsbcs r2, r3, #140, 2 @ 0x23 │ │ │ │ orrcs pc, r0, r3, asr #17 │ │ │ │ blmi ff423cc0 <__read_chk@plt+0xff3be8ec> │ │ │ │ strbmi r2, [r9], -r2, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ eorsls pc, r8, r5, asr #17 │ │ │ │ - blx fe5a63ba <__read_chk@plt+0xfe540fe6> │ │ │ │ + blx 17a63ba <__read_chk@plt+0x1740fe6> │ │ │ │ bls 304d04 <__read_chk@plt+0x29f930> │ │ │ │ @ instruction: 0xd05f429a │ │ │ │ @ instruction: 0xf8cd9c09 │ │ │ │ ldrmi r9, [r9], r4, lsr #32 │ │ │ │ blls 323f7c <__read_chk@plt+0x2beba8> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ blcs ca4d4 <__read_chk@plt+0x65100> │ │ │ │ stmdals sl, {r1, r4, r5, r6, ip, lr, pc} │ │ │ │ - blx 226758 <__read_chk@plt+0x1c1384> │ │ │ │ + @ instruction: 0xf9cef178 │ │ │ │ andls r4, r0, r1, asr #23 │ │ │ │ @ instruction: 0xe788447b │ │ │ │ ldrbtmi r4, [fp], #-3008 @ 0xfffff440 │ │ │ │ svcls 0x0009e7c4 │ │ │ │ ldr r9, [r7, r9, lsl #8] │ │ │ │ blcs 690dd0 <__read_chk@plt+0x62b9fc> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr6, cr15, {3} │ │ │ │ @ instruction: 0xf000e5cf │ │ │ │ blmi fef4a3b0 <__read_chk@plt+0xfeee4fdc> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx 1b2640e <__read_chk@plt+0x1ac103a> │ │ │ │ + blx d2640e <__read_chk@plt+0xcc103a> │ │ │ │ blls 323b54 <__read_chk@plt+0x2be780> │ │ │ │ movweq lr, #15273 @ 0x3ba9 │ │ │ │ blcs bba2c <__read_chk@plt+0x56658> │ │ │ │ addshi pc, lr, r0 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ addhi pc, ip, r0 │ │ │ │ @ instruction: 0xf1784630 │ │ │ │ - @ instruction: 0x4604f9df │ │ │ │ + strmi pc, [r4], -r7, lsr #19 │ │ │ │ @ instruction: 0xf1786ae8 │ │ │ │ - blmi fec6893c <__read_chk@plt+0xfec03568> │ │ │ │ + blmi fec6885c <__read_chk@plt+0xfec03488> │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r2, [fp], #-514 @ 0xfffffdfe │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0xf884f158 │ │ │ │ + @ instruction: 0xf84cf158 │ │ │ │ addle r2, r1, r0, lsl #30 │ │ │ │ @ instruction: 0xf1b9e5a7 │ │ │ │ @ instruction: 0xf0000f01 │ │ │ │ svclt 0x00c8809d │ │ │ │ @ instruction: 0xf73f9c0a │ │ │ │ blmi fea15f18 <__read_chk@plt+0xfe9b0b44> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx fa646a <__read_chk@plt+0xf41096> │ │ │ │ + blx 1a646a <__read_chk@plt+0x141096> │ │ │ │ blmi fe963864 <__read_chk@plt+0xfe8fe490> │ │ │ │ andcs r4, r2, #76546048 @ 0x4900000 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx da647a <__read_chk@plt+0xd410a6> │ │ │ │ + blx fffa6478 <__read_chk@plt+0xfff410a4> │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ str sl, [ip, #3943] @ 0xf67 │ │ │ │ blcs 90e48 <__read_chk@plt+0x2ba74> │ │ │ │ svclt 0x001cdc31 │ │ │ │ strbmi r9, [pc], -r9, lsl #24 │ │ │ │ blmi fe75e818 <__read_chk@plt+0xfe6f9444> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx 92649e <__read_chk@plt+0x8c10ca> │ │ │ │ + blx ffb2649c <__read_chk@plt+0xffac10c8> │ │ │ │ @ instruction: 0xf1b9e622 │ │ │ │ @ instruction: 0xf0000f01 │ │ │ │ strbmi r8, [r8], -r8, lsl #1 │ │ │ │ - @ instruction: 0xf99ef178 │ │ │ │ + @ instruction: 0xf966f178 │ │ │ │ ldrbtmi r4, [fp], #-2964 @ 0xfffff46c │ │ │ │ blls 4a3a98 <__read_chk@plt+0x43e6c4> │ │ │ │ @ instruction: 0xf47f2b18 │ │ │ │ strb sl, [lr, #-3382]! @ 0xfffff2ca │ │ │ │ andcs r4, r2, #148480 @ 0x24400 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - strb pc, [r6, #-2827]! @ 0xfffff4f5 @ │ │ │ │ + strb pc, [r6, #-2771]! @ 0xfffff52d @ │ │ │ │ blmi fe3fbad0 <__read_chk@plt+0xfe3966fc> │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - blls 2e8e84 <__read_chk@plt+0x283ab0> │ │ │ │ + blls 2e8da4 <__read_chk@plt+0x2839d0> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stccs 13, cr10, [r0], {92} @ 0x5c │ │ │ │ stclge 4, cr15, [sp], #-252 @ 0xffffff04 │ │ │ │ blcs e3a78 <__read_chk@plt+0x7e6a4> │ │ │ │ stcls 15, cr11, [r9], {28} │ │ │ │ eorls pc, r4, sp, asr #17 │ │ │ │ svcge 0x006ff47f │ │ │ │ andcs r4, r2, #132, 22 @ 0x21000 │ │ │ │ andcs r4, r4, r9, asr #12 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - strb pc, [sp, #2797]! @ 0xaed @ │ │ │ │ + strb pc, [sp, #2741]! @ 0xab5 @ │ │ │ │ andcs r4, r2, #132096 @ 0x20400 │ │ │ │ andcs r4, r4, r9, asr #12 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - strb pc, [r5, #2789]! @ 0xae5 @ │ │ │ │ + strb pc, [r5, #2733]! @ 0xaad @ │ │ │ │ rsble r2, r2, r2, lsl #22 │ │ │ │ vnmlsne.f64 d25, d8, d10 │ │ │ │ - @ instruction: 0xf962f178 │ │ │ │ + @ instruction: 0xf92af178 │ │ │ │ andls r4, r0, fp, ror fp │ │ │ │ andcs r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0xffe4f157 │ │ │ │ + @ instruction: 0xffacf157 │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ str sl, [lr, #-3849]! @ 0xfffff0f7 │ │ │ │ @ instruction: 0xf1784618 │ │ │ │ - blmi 1de882c <__read_chk@plt+0x1d83458> │ │ │ │ + blmi 1de874c <__read_chk@plt+0x1d83378> │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ strbmi lr, [r8], -pc, ror #15 │ │ │ │ - @ instruction: 0xf94cf178 │ │ │ │ + @ instruction: 0xf914f178 │ │ │ │ andls r4, r0, r2, ror fp │ │ │ │ @ instruction: 0xe7e8447b │ │ │ │ @ instruction: 0xf1784648 │ │ │ │ - blmi 1ca8810 <__read_chk@plt+0x1c4343c> │ │ │ │ + blmi 1ca8730 <__read_chk@plt+0x1c4335c> │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ blmi 1c64288 <__read_chk@plt+0x1bfeeb4> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx fee26574 <__read_chk@plt+0xfedc11a0> │ │ │ │ + blx 2026574 <__read_chk@plt+0x1fc11a0> │ │ │ │ blcs 90f38 <__read_chk@plt+0x2bb64> │ │ │ │ stcge 4, cr15, [pc, #-508] @ 6a11c <__read_chk@plt+0x4d48> │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ str sl, [pc, #3104]! @ 6af40 <__read_chk@plt+0x5b6c> │ │ │ │ ldmiblt lr!, {r0, r3, r8, r9, sl, fp, ip, pc}^ │ │ │ │ strb r9, [fp, -r9, lsl #8] │ │ │ │ andcs r4, r2, #104448 @ 0x19800 │ │ │ │ andcs r9, r4, sl, lsl #18 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - ldrbt pc, [lr], #2723 @ 0xaa3 @ │ │ │ │ + ldrbt pc, [lr], #2667 @ 0xa6b @ │ │ │ │ andcs r4, r2, #101376 @ 0x18c00 │ │ │ │ andcs r4, r4, r9, lsr r6 │ │ │ │ @ instruction: 0xf099447b │ │ │ │ - ldr pc, [fp, #2715] @ 0xa9b │ │ │ │ + ldr pc, [fp, #2659] @ 0xa63 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ shasxmi sl, r4, r9 │ │ │ │ blmi 18234b8 <__read_chk@plt+0x17be0e4> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx fe4265c4 <__read_chk@plt+0xfe3c11f0> │ │ │ │ + blx 16265c4 <__read_chk@plt+0x15c11f0> │ │ │ │ str r9, [lr, #2316] @ 0x90c │ │ │ │ ldrdls pc, [r8], -sp @ │ │ │ │ blmi 16e34a0 <__read_chk@plt+0x167e0cc> │ │ │ │ stmdbls sl, {r1, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx fe1265dc <__read_chk@plt+0xfe0c1208> │ │ │ │ + blx 13265dc <__read_chk@plt+0x12c1208> │ │ │ │ @ instruction: 0xf7fae4dd │ │ │ │ ldrmi lr, [sl], -r0, lsr #22 │ │ │ │ tstcs r0, r4, asr fp │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx 1ea65f0 <__read_chk@plt+0x1e4121c> │ │ │ │ + blx 10a65f0 <__read_chk@plt+0x104121c> │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ ldrb sl, [r0], #3755 @ 0xeab │ │ │ │ bmi 14bd0d8 <__read_chk@plt+0x1457d04> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ blmi 14a3b14 <__read_chk@plt+0x143e740> │ │ │ │ ldrbtmi r4, [fp], #-2640 @ 0xfffff5b0 │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ @@ -5114,234 +5114,234 @@ │ │ │ │ blmi 13e3a50 <__read_chk@plt+0x137e67c> │ │ │ │ ldrbtmi r4, [fp], #-2637 @ 0xfffff5b3 │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ strb r2, [r8, #-396] @ 0xfffffe74 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r4, fp, r8, lsl #30 │ │ │ │ eorseq r4, fp, r4, lsl #30 │ │ │ │ - @ instruction: 0x001e03fc │ │ │ │ + @ instruction: 0x001e02d4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r4, fp, r4, asr #29 │ │ │ │ - andseq r0, lr, r4, asr r7 │ │ │ │ + andseq r0, lr, ip, lsr #12 │ │ │ │ mlaseq fp, r4, lr, r4 │ │ │ │ - andseq r0, lr, r4, ror #13 │ │ │ │ + @ instruction: 0x001e05bc │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ ldrhteq r6, [fp], -r8 │ │ │ │ - andseq r0, lr, ip, lsr r3 │ │ │ │ + andseq r0, lr, r4, lsl r2 │ │ │ │ eorseq r6, fp, r0, asr r5 │ │ │ │ eorseq r6, fp, r8, lsr r5 │ │ │ │ eorseq r6, fp, sl, lsr #10 │ │ │ │ - @ instruction: 0x001e02d8 │ │ │ │ - andseq r0, lr, r4, asr r2 │ │ │ │ + @ instruction: 0x001e01b0 │ │ │ │ + andseq r0, lr, ip, lsr #2 │ │ │ │ eorseq r4, fp, lr, lsl sp │ │ │ │ eorseq r6, fp, r8, ror r4 │ │ │ │ - andseq r0, lr, r2, lsl #8 │ │ │ │ - andseq r0, lr, r0, lsr #3 │ │ │ │ - andseq r0, lr, r8, asr #8 │ │ │ │ + @ instruction: 0x001e02da │ │ │ │ + andseq r0, lr, r8, ror r0 │ │ │ │ + andseq r0, lr, r0, lsr #6 │ │ │ │ eorseq r6, fp, r8, lsl #5 │ │ │ │ - andseq pc, sp, r6, lsl #31 │ │ │ │ + andseq pc, sp, lr, asr lr @ │ │ │ │ eorseq r6, fp, lr, lsr r2 │ │ │ │ - andseq pc, sp, ip, asr #31 │ │ │ │ + andseq pc, sp, r4, lsr #29 │ │ │ │ ldrsbteq r6, [fp], -ip │ │ │ │ ldrhteq r6, [fp], -lr │ │ │ │ - andseq pc, sp, r4, lsl #30 │ │ │ │ - andseq r0, lr, ip, lsl r0 │ │ │ │ - @ instruction: 0x001e02fe │ │ │ │ + @ instruction: 0x001dfddc │ │ │ │ + @ instruction: 0x001dfef4 │ │ │ │ + @ instruction: 0x001e01d6 │ │ │ │ eorseq r6, fp, ip, lsl #2 │ │ │ │ eorseq r6, fp, lr, ror #1 │ │ │ │ - andseq pc, sp, r6, lsl #28 │ │ │ │ - andseq pc, sp, r0, lsl lr @ │ │ │ │ - @ instruction: 0x001dfef6 │ │ │ │ - andseq pc, sp, r8, ror lr @ │ │ │ │ + @ instruction: 0x001dfcde │ │ │ │ + andseq pc, sp, r8, ror #25 │ │ │ │ + andseq pc, sp, lr, asr #27 │ │ │ │ + andseq pc, sp, r0, asr sp @ │ │ │ │ eorseq r6, fp, lr, lsr #32 │ │ │ │ - andseq pc, sp, r8, lsl sp @ │ │ │ │ - andseq pc, sp, sl, asr #29 │ │ │ │ - andseq pc, sp, r0, lsr #29 │ │ │ │ - mlaseq r4, r2, r8, r1 │ │ │ │ - mulseq sp, ip, lr │ │ │ │ - @ instruction: 0x001dfdf8 │ │ │ │ - andseq pc, sp, r2, lsr #26 │ │ │ │ + @ instruction: 0x001dfbf0 │ │ │ │ + andseq pc, sp, r2, lsr #27 │ │ │ │ + andseq pc, sp, r8, ror sp @ │ │ │ │ + eorseq r1, r4, r6, lsr #14 │ │ │ │ + andseq pc, sp, r4, ror sp @ │ │ │ │ + @ instruction: 0x001dfcd0 │ │ │ │ + @ instruction: 0x001dfbfa │ │ │ │ ldrsbteq r5, [fp], -r6 │ │ │ │ - andseq pc, sp, ip, lsl #24 │ │ │ │ - andseq pc, sp, r2, lsr sp @ │ │ │ │ - andseq pc, sp, r4, lsl #27 │ │ │ │ - andseq pc, sp, sl, ror #24 │ │ │ │ - andseq pc, sp, sl, lsl #26 │ │ │ │ - andseq pc, sp, r2, ror #29 │ │ │ │ - andseq pc, sp, lr, lsr #25 │ │ │ │ - andseq pc, sp, lr, lsr sp @ │ │ │ │ - andseq pc, sp, sl, ror ip @ │ │ │ │ - andseq pc, sp, r6, ror #25 │ │ │ │ - andseq pc, sp, r0, ror ip @ │ │ │ │ - andseq pc, sp, r4, lsr #24 │ │ │ │ - andseq pc, sp, r4, lsr ip @ │ │ │ │ - andseq pc, sp, r0, lsl #24 │ │ │ │ - @ instruction: 0x001dfcfc │ │ │ │ - andseq pc, sp, r6, lsr #27 │ │ │ │ - andseq pc, sp, r4, lsl #26 │ │ │ │ - andseq pc, sp, sl, asr sp @ │ │ │ │ - andseq pc, sp, r2, lsr #23 │ │ │ │ - andseq pc, sp, r4, ror #22 │ │ │ │ - mulseq sp, r0, fp │ │ │ │ - andseq pc, sp, sl, lsr fp @ │ │ │ │ - andseq pc, sp, r2, lsr #22 │ │ │ │ + andseq pc, sp, r4, ror #21 │ │ │ │ andseq pc, sp, sl, lsl #24 │ │ │ │ - andseq pc, sp, r4, asr #19 │ │ │ │ - eorseq r1, r4, r6, lsr #11 │ │ │ │ + andseq pc, sp, ip, asr ip @ │ │ │ │ + andseq pc, sp, r2, asr #22 │ │ │ │ + andseq pc, sp, r2, ror #23 │ │ │ │ + @ instruction: 0x001dfdba │ │ │ │ + andseq pc, sp, r6, lsl #23 │ │ │ │ + andseq pc, sp, r6, lsl ip @ │ │ │ │ + andseq pc, sp, r2, asr fp @ │ │ │ │ + @ instruction: 0x001dfbbe │ │ │ │ + andseq pc, sp, r8, asr #22 │ │ │ │ + @ instruction: 0x001dfafc │ │ │ │ + andseq pc, sp, ip, lsl #22 │ │ │ │ + @ instruction: 0x001dfad8 │ │ │ │ + @ instruction: 0x001dfbd4 │ │ │ │ + andseq pc, sp, lr, ror ip @ │ │ │ │ + @ instruction: 0x001dfbdc │ │ │ │ + andseq pc, sp, r2, lsr ip @ │ │ │ │ + andseq pc, sp, sl, ror sl @ │ │ │ │ + andseq pc, sp, ip, lsr sl @ │ │ │ │ + andseq pc, sp, r8, ror #20 │ │ │ │ + andseq pc, sp, r2, lsl sl @ │ │ │ │ + @ instruction: 0x001df9fa │ │ │ │ + andseq pc, sp, r2, ror #21 │ │ │ │ + mulseq sp, ip, r8 │ │ │ │ + eorseq r1, r4, sl, lsr r4 │ │ │ │ eorseq r5, fp, r6, ror #24 │ │ │ │ - andseq pc, sp, ip, lsr #19 │ │ │ │ + andseq pc, sp, r4, lsl #17 │ │ │ │ eorseq r5, fp, r2, asr ip │ │ │ │ - andseq pc, sp, r8, lsl #19 │ │ │ │ + andseq pc, sp, r0, ror #16 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc16f8 <__read_chk@plt+0xfeb5c324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 7ae460 <__read_chk@plt+0x74908c> │ │ │ │ blmi 7d671c <__read_chk@plt+0x771348> │ │ │ │ ldrbtmi r2, [sl], #-1280 @ 0xfffffb00 │ │ │ │ strls r4, [r4, #-2332] @ 0xfffff6e4 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ ldmpl r3, {r1, sp}^ │ │ │ │ ldmdavs fp, {r1, r3, r4, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ @ instruction: 0xf1780300 │ │ │ │ - bmi 6a9a00 <__read_chk@plt+0x64462c> │ │ │ │ + bmi 6a97c0 <__read_chk@plt+0x6443ec> │ │ │ │ blge 13b718 <__read_chk@plt+0xd6344> │ │ │ │ tstcs r1, r0, lsr r6 │ │ │ │ stmdavs r2!, {r2, r5, r7, fp, ip, lr} │ │ │ │ andls r6, r3, #294912 @ 0x48000 │ │ │ │ @ instruction: 0xf053aa04 │ │ │ │ - msrlt SPSR_f, pc, ror #26 │ │ │ │ + msrlt SPSR_f, r7, lsr sp │ │ │ │ stmdavs r0!, {r0, r9, sl, lr} │ │ │ │ strtmi r9, [fp], -r4, lsl #24 │ │ │ │ blx fed90d54 <__read_chk@plt+0xfed2b980> │ │ │ │ b 146975c <__read_chk@plt+0x1404388> │ │ │ │ b 14316c0 <__read_chk@plt+0x13cc2ec> │ │ │ │ strls r0, [r0], #-1164 @ 0xfffffb74 │ │ │ │ - @ instruction: 0xf89cf04e │ │ │ │ + @ instruction: 0xf864f04e │ │ │ │ blmi 23cd88 <__read_chk@plt+0x1d79b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1c45cc <__read_chk@plt+0x15f1f8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ b 9a855c <__read_chk@plt+0x943188> │ │ │ │ eorseq r4, fp, lr, ror r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, sp, sl, ror ip @ │ │ │ │ + andseq pc, sp, r2, asr fp @ │ │ │ │ eorseq r4, fp, r0, ror #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r4, fp, r8, lsr #6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc1794 <__read_chk@plt+0xfeb5c3c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ - @ instruction: 0xff7af0d2 │ │ │ │ + @ instruction: 0xff42f0d2 │ │ │ │ blcs 3c47b0 <__read_chk@plt+0x35f3dc> │ │ │ │ @ instruction: 0xf640d018 │ │ │ │ vmlsl.s , d16, d0[1] │ │ │ │ strtmi r0, [ip], -r1, lsl #12 │ │ │ │ blcs 4a25d4 <__read_chk@plt+0x43d200> │ │ │ │ ldrbeq sp, [r2, r1, lsl #16] │ │ │ │ @ instruction: 0xf0d2d40c │ │ │ │ - stmvs r3, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andle r2, r9, sp, lsl #22 │ │ │ │ blx 9f95cc <__read_chk@plt+0x9941f8> │ │ │ │ strtmi pc, [r0], -r3, lsl #4 │ │ │ │ mvnsle r2, pc, lsl #22 │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ @ instruction: 0xf0d24628 │ │ │ │ - stmvs r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, lr, #-1073741784 @ 0xc0000028 │ │ │ │ ldmible r3!, {r0, r9, fp, sp}^ │ │ │ │ strbcc pc, [r4], #1600 @ 0x640 @ │ │ │ │ streq pc, [r1], #-704 @ 0xfffffd40 │ │ │ │ blx 9779f8 <__read_chk@plt+0x912624> │ │ │ │ strtmi pc, [r8], -r3, lsl #4 │ │ │ │ stmdale r1, {r4, r8, r9, fp, sp} │ │ │ │ strbtle r0, [r9], #2003 @ 0x7d3 │ │ │ │ - @ instruction: 0xff48f0d2 │ │ │ │ + @ instruction: 0xff10f0d2 │ │ │ │ @ instruction: 0xf1a36883 │ │ │ │ bcs aae44 <__read_chk@plt+0x45a70> │ │ │ │ strdcs sp, [r0], -r0 │ │ │ │ svclt 0x0000e7df │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc181c <__read_chk@plt+0xfeb5c448> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - cmpplt r8, r7, lsr pc @ p-variant is OBSOLETE │ │ │ │ + ldrshlt pc, [r8, #-239] @ 0xffffff11 @ │ │ │ │ blcs 484838 <__read_chk@plt+0x41f464> │ │ │ │ @ instruction: 0xf44fbf97 │ │ │ │ andcs r7, r0, r0, lsl r0 │ │ │ │ andeq pc, r1, r0, asr #5 │ │ │ │ svclt 0x009840d8 │ │ │ │ andeq pc, r1, r0 │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc184c <__read_chk@plt+0xfeb5c478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - teqplt r0, pc, lsl pc @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r7, ror #29 @ p-variant is OBSOLETE │ │ │ │ ldmdacs r0, {r7, fp, sp, lr} │ │ │ │ stmdacs r6, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc1870 <__read_chk@plt+0xfeb5c49c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - teqplt r8, sp, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + teqplt r8, r5 @ @ p-variant is OBSOLETE │ │ │ │ svcne 0x00d86883 │ │ │ │ svclt 0x00182b0b │ │ │ │ svclt 0x00942801 │ │ │ │ andcs r2, r0, r1 │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc1898 <__read_chk@plt+0xfeb5c4c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - teqplt r8, r9 @ @ p-variant is OBSOLETE │ │ │ │ + teqplt r8, r1, asr #29 @ p-variant is OBSOLETE │ │ │ │ cdpne 8, 5, cr6, cr8, cr3, {4} │ │ │ │ svclt 0x00182b0a │ │ │ │ svclt 0x00942801 │ │ │ │ andcs r2, r0, r1 │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc18c0 <__read_chk@plt+0xfeb5c4ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - msrlt R8_fiq, r5 │ │ │ │ + msrlt R8_fiq, sp │ │ │ │ @ instruction: 0xf1a06880 │ │ │ │ blx fec6a700 <__read_chk@plt+0xfec0532c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc18e4 <__read_chk@plt+0xfeb5c510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - ldrdlt pc, [r8, -r3]! │ │ │ │ + msrlt R8_fiq, fp │ │ │ │ stmdacc r3, {r7, fp, sp, lr} │ │ │ │ svclt 0x008c2802 │ │ │ │ andcs r2, r1, r0 │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc1908 <__read_chk@plt+0xfeb5c534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0d20ff8 │ │ │ │ - smlawtlt r8, r1, lr, pc @ │ │ │ │ + smlawblt r8, r9, lr, pc @ │ │ │ │ @ instruction: 0xf1a06880 │ │ │ │ blx fec6a730 <__read_chk@plt+0xfec0535c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000bd08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc192c <__read_chk@plt+0xfeb5c558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf0d2447c │ │ │ │ - teqplt r8, sp, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + teqplt r8, r5, ror lr @ p-variant is OBSOLETE │ │ │ │ stmdacs r6, {r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf1a0d005 │ │ │ │ blx fec6a758 <__read_chk@plt+0xfec05384> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ blmi 299b90 <__read_chk@plt+0x2347bc> │ │ │ │ orrvc pc, r8, pc, asr #8 │ │ │ │ ldmdbvs r3, {r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -5355,18 +5355,18 @@ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febc197c <__read_chk@plt+0xfeb5c5a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r6, #-960] @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ strcc lr, [r1], #-0 │ │ │ │ @ instruction: 0xf0d24620 │ │ │ │ - stmvs r3, {r0, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ rscsle r2, r8, sp, lsl #22 │ │ │ │ @ instruction: 0xf0d24620 │ │ │ │ - stmvs r3, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andle r2, r1, lr, lsl #22 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ stmiapl ip!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ stmdacs r0, {r5, r7, fp, sp, lr} │ │ │ │ stmdavs r2!, {r1, r3, r8, sl, fp, ip, lr, pc} │ │ │ │ ldmvs r3, {r8, sp} │ │ │ │ @ instruction: 0xf5023101 │ │ │ │ @@ -5395,28 +5395,28 @@ │ │ │ │ suble r2, fp, r0, lsl #30 │ │ │ │ ldmdbmi r2, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ strmi r2, [r0], r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ stmdb r2, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0xf824f099 │ │ │ │ + @ instruction: 0xffecf098 │ │ │ │ @ instruction: 0xf896f7fd │ │ │ │ stmdbvs r2!, {r0, r1, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r4, [r3], #-1665 @ 0xfffff97f │ │ │ │ @ instruction: 0xf1b94618 │ │ │ │ cmple sp, r0, lsl #30 │ │ │ │ - @ instruction: 0xffa4f0d1 │ │ │ │ + @ instruction: 0xff6cf0d1 │ │ │ │ @ instruction: 0xf10d4607 │ │ │ │ svcgt 0x000f0c04 │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq pc, r7, r8 @ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ stmdage r1, {r0, r3, r6, r9, sl, lr} │ │ │ │ - @ instruction: 0xffaef0d1 │ │ │ │ + @ instruction: 0xff76f0d1 │ │ │ │ bl 84fec <__read_chk@plt+0x1fc18> │ │ │ │ ldrdne r7, [r0], #-0 │ │ │ │ @ instruction: 0xf7ff4240 │ │ │ │ eorvs pc, r0, #508 @ 0x1fc │ │ │ │ cmnvs r0, r0, asr #4 │ │ │ │ tstcs r0, sl, lsr fp │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -5439,75 +5439,75 @@ │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ bls 2c4910 <__read_chk@plt+0x25f53c> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ teqle sp, r0, lsl #4 │ │ │ │ ldrtmi r2, [r9], -r2, lsl #4 │ │ │ │ andlt r2, fp, r4 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - svclt 0x00ccf098 │ │ │ │ - ldc2l 0, cr15, [r6, #840] @ 0x348 │ │ │ │ + svclt 0x0094f098 │ │ │ │ + ldc2 0, cr15, [lr, #840] @ 0x348 │ │ │ │ blcc 244af8 <__read_chk@plt+0x1df724> │ │ │ │ stmdale r4, {r2, r8, r9, fp, sp} │ │ │ │ strbmi r6, [r0], -r1, lsl #16 │ │ │ │ - ldc2l 0, cr15, [r0, #-856] @ 0xfffffca8 │ │ │ │ + ldc2 0, cr15, [r8, #-856] @ 0xfffffca8 │ │ │ │ stmdbvs r0!, {r3, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xfffcf0d1 │ │ │ │ + @ instruction: 0xffc4f0d1 │ │ │ │ eorvs r2, r0, #0 │ │ │ │ - @ instruction: 0xf84ef0d3 │ │ │ │ + @ instruction: 0xf816f0d3 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ svclt 0x00084298 │ │ │ │ stmibvs r3!, {sp}^ │ │ │ │ addsmi r6, r8, #96, 2 │ │ │ │ bne ff0a17d8 <__read_chk@plt+0xff03c404> │ │ │ │ cmnvs r3, r1, lsl #22 │ │ │ │ bvs 93692c <__read_chk@plt+0x8d1558> │ │ │ │ eorvs r4, r0, #24, 8 @ 0x18000000 │ │ │ │ stmdbvs r3!, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ - @ instruction: 0xff2ef0d1 │ │ │ │ + mrc2 0, 7, pc, cr6, cr1, {6} │ │ │ │ @ instruction: 0xf10d4607 │ │ │ │ svcgt 0x000f0c04 │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq pc, r7, r8 @ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ str r2, [r8, r0, lsl #2] │ │ │ │ ldmda r4!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorseq r4, fp, sl, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r4, fp, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq pc, sp, ip, ror r9 @ │ │ │ │ + andseq pc, sp, r4, asr r8 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r3, fp, ip, ror #31 │ │ │ │ - @ instruction: 0x001df8f8 │ │ │ │ + @ instruction: 0x001df7d0 │ │ │ │ eorseq r3, fp, r0, asr #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc1b80 <__read_chk@plt+0xfeb5c7ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r3!, {r6, r7, r8, r9, sl, fp} │ │ │ │ bmi d56bb8 <__read_chk@plt+0xcf17e4> │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ blmi d3e25c <__read_chk@plt+0xcd8e88> │ │ │ │ ldrbtmi r2, [lr], #-1792 @ 0xfffff900 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ ldmpl r4!, {r9}^ │ │ │ │ bvs 884f34 <__read_chk@plt+0x81fb60> │ │ │ │ ldrmi r6, [r8], #-935 @ 0xfffffc59 │ │ │ │ - mrc2 0, 7, pc, cr2, cr1, {6} │ │ │ │ + mrc2 0, 5, pc, cr10, cr1, {6} │ │ │ │ blcs 684dc0 <__read_chk@plt+0x61f9ec> │ │ │ │ @ instruction: 0x4684d032 │ │ │ │ cdpeq 1, 0, cr15, cr4, cr13, {0} │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ stmdage r1, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ - mrc2 0, 7, pc, cr8, cr1, {6} │ │ │ │ + mcr2 0, 6, pc, cr0, cr1, {6} @ │ │ │ │ bl 85158 <__read_chk@plt+0x1fd84> │ │ │ │ ldrdne r7, [r0], #-0 │ │ │ │ @ instruction: 0xf7ff4240 │ │ │ │ eorvs pc, r0, #3216 @ 0xc90 │ │ │ │ cmnvs r0, r0, asr #4 │ │ │ │ ldmpl r3!, {r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @@ -5518,17 +5518,17 @@ │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ blmi 57d268 <__read_chk@plt+0x517e94> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 2c4a78 <__read_chk@plt+0x25f6a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle sl, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #44]! @ 0x2c │ │ │ │ - @ instruction: 0xff3ef0d1 │ │ │ │ + @ instruction: 0xff06f0d1 │ │ │ │ eorvs r4, r7, #56, 12 @ 0x3800000 │ │ │ │ - @ instruction: 0xffbef0d2 │ │ │ │ + @ instruction: 0xff86f0d2 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ svclt 0x00084298 │ │ │ │ stmibvs r3!, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ addmi r6, r3, #96, 2 │ │ │ │ bne ff0a1d90 <__read_chk@plt+0xff03c9bc> │ │ │ │ cmnvs r3, r1, lsl #22 │ │ │ │ @@ -5557,102 +5557,102 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addne pc, r0, #13828096 @ 0xd30000 │ │ │ │ streq lr, [r2, #-2513] @ 0xfffff62f │ │ │ │ stmdbmi r6!, {r0, r1, r3, fp, sp, lr} │ │ │ │ bne 73181c <__read_chk@plt+0x6cc448> │ │ │ │ andcs r4, r9, r9, ror r4 │ │ │ │ @ instruction: 0xf17861e3 │ │ │ │ - stmibvs r0!, {r0, r1, r3, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs r0!, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldcle 8, cr2, [r0, #-0] │ │ │ │ bl 8504c <__read_chk@plt+0x1fc78> │ │ │ │ bvs 9c6e08 <__read_chk@plt+0x961a34> │ │ │ │ cmnvs r3, #0, 6 │ │ │ │ bl fe9bbb24 <__read_chk@plt+0xfe956750> │ │ │ │ @ instruction: 0xf7ff0060 │ │ │ │ eorvs pc, r0, #1264 @ 0x4f0 │ │ │ │ stmib r4, {r3, r5, r9, fp, ip}^ │ │ │ │ strtmi r0, [r8], -r5 │ │ │ │ - mrc2 0, 2, pc, cr8, cr1, {6} │ │ │ │ - @ instruction: 0xff6cf0d1 │ │ │ │ + mcr2 0, 1, pc, cr0, cr1, {6} @ │ │ │ │ + @ instruction: 0xff34f0d1 │ │ │ │ @ instruction: 0xf0d14628 │ │ │ │ - @ instruction: 0x4604fe53 │ │ │ │ + @ instruction: 0x4604fe1b │ │ │ │ stceq 1, cr15, [r4], {13} │ │ │ │ stmia ip!, {r0, r1, r2, r3, sl, fp, lr, pc} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ strtmi r0, [r9], -pc │ │ │ │ @ instruction: 0xf0d1a801 │ │ │ │ - bmi 46a480 <__read_chk@plt+0x4050ac> │ │ │ │ + bmi 46a3a0 <__read_chk@plt+0x404fcc> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r5, lsl #2 │ │ │ │ blvs 1959fe4 <__read_chk@plt+0x18f4c10> │ │ │ │ cmnvs r3, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf7f9e7ef │ │ │ │ svclt 0x0000ef48 │ │ │ │ eorseq r3, fp, r4, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrshteq r3, [fp], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq pc, sp, r0, lsr #14 │ │ │ │ + @ instruction: 0x001df5f8 │ │ │ │ eorseq r3, fp, r6, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc1d54 <__read_chk@plt+0xfeb5c980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi sp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs fp, r7, r2, lsl #1 │ │ │ │ ldrbtmi r4, [r9], #-3084 @ 0xfffff3f4 │ │ │ │ - blx 5a7148 <__read_chk@plt+0x541d74> │ │ │ │ + @ instruction: 0xf984f178 │ │ │ │ @ instruction: 0xf7ff447c │ │ │ │ blmi 32a96c <__read_chk@plt+0x2c5598> │ │ │ │ stmibvs r3!, {r2, r5, r6, r7, fp, ip, lr}^ │ │ │ │ vstrle d2, [r9, #-0] │ │ │ │ mrc2 7, 6, pc, cr0, cr13, {7} │ │ │ │ andcs r6, r0, r1, ror #18 │ │ │ │ @ instruction: 0xf04f2301 │ │ │ │ strdls r3, [r0], -pc @ │ │ │ │ ldc2l 7, cr15, [r6, #1012] @ 0x3f4 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - mulseq sp, r6, r6 │ │ │ │ + andseq pc, sp, lr, ror #10 │ │ │ │ eorseq r3, fp, ip, lsl sp │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febc1da4 <__read_chk@plt+0xfeb5c9d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ and r1, r5, r4, asr #24 │ │ │ │ - ldc2l 0, cr15, [r0], #-840 @ 0xfffffcb8 │ │ │ │ + ldc2 0, cr15, [r8], #-840 @ 0xfffffcb8 │ │ │ │ blcs 404dc4 <__read_chk@plt+0x39f9f0> │ │ │ │ strcc sp, [r1], #-7 │ │ │ │ @ instruction: 0xf0d24620 │ │ │ │ - strmi pc, [r3], -pc, ror #30 │ │ │ │ + @ instruction: 0x4603ff37 │ │ │ │ blcs 7c448 <__read_chk@plt+0x17074> │ │ │ │ @ instruction: 0x4620d0f2 │ │ │ │ - stc2l 0, cr15, [r2], #-840 @ 0xfffffcb8 │ │ │ │ + stc2 0, cr15, [sl], #-840 @ 0xfffffcb8 │ │ │ │ blcs 404de0 <__read_chk@plt+0x39fa0c> │ │ │ │ eorvs fp, ip, ip, lsl pc │ │ │ │ andle r2, r0, r1 │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ svclt 0x0000bd38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febc1dec <__read_chk@plt+0xfeb5ca18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ and r1, r5, r4, asr #28 │ │ │ │ - mcrr2 0, 13, pc, ip, cr2 @ │ │ │ │ + ldc2 0, cr15, [r4], {210} @ 0xd2 │ │ │ │ blcs 3c4e0c <__read_chk@plt+0x35fa38> │ │ │ │ stccc 0, cr13, [r1], {7} │ │ │ │ @ instruction: 0xf0d24620 │ │ │ │ - strmi pc, [r3], -fp, asr #30 │ │ │ │ + @ instruction: 0x4603ff13 │ │ │ │ blcs 7c490 <__read_chk@plt+0x170bc> │ │ │ │ @ instruction: 0x4620d0f2 │ │ │ │ - ldc2 0, cr15, [lr], #-840 @ 0xfffffcb8 │ │ │ │ + stc2 0, cr15, [r6], {210} @ 0xd2 │ │ │ │ blcs 3c4e28 <__read_chk@plt+0x35fa54> │ │ │ │ eorvs fp, ip, ip, lsl pc │ │ │ │ andle r2, r0, r1 │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ svclt 0x0000bd38 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc1e34 <__read_chk@plt+0xfeb5ca60> │ │ │ │ @@ -5687,62 +5687,62 @@ │ │ │ │ blmi 175fd84 <__read_chk@plt+0x16fa9b0> │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ @ instruction: 0xf10007d8 │ │ │ │ andcs r8, r1, #145 @ 0x91 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - stc2l 0, cr15, [sl], #872 @ 0x368 │ │ │ │ + ldc2 0, cr15, [r2], #872 @ 0x368 │ │ │ │ sbcsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf8931129 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0x07cb20f4 │ │ │ │ smlabtcs r0, r8, r5, sp │ │ │ │ @ instruction: 0xf0d1a803 │ │ │ │ - blmi 136a2a0 <__read_chk@plt+0x1304ecc> │ │ │ │ + blmi 136a1c0 <__read_chk@plt+0x1304dec> │ │ │ │ stmibvs r3!, {r2, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ submi r1, r0, #88 @ 0x58 │ │ │ │ ldc2 7, cr15, [ip, #-1020]! @ 0xfffffc04 │ │ │ │ submi r6, r2, #3866624 @ 0x3b0000 │ │ │ │ @ instruction: 0xf5036162 │ │ │ │ eorvs r5, r0, #64, 6 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ blmi 10a4bd0 <__read_chk@plt+0x103f7fc> │ │ │ │ strls r2, [r1, -r0, lsl #14] │ │ │ │ stmdbvs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - blx fee27072 <__read_chk@plt+0xfedc1c9e> │ │ │ │ + blx 2027072 <__read_chk@plt+0x1fc1c9e> │ │ │ │ strmi r6, [r6], -r3, lsl #17 │ │ │ │ blcs 17994c <__read_chk@plt+0x114578> │ │ │ │ ldrtmi fp, [lr], -r8, lsl #31 │ │ │ │ andcs sp, r1, #933888 @ 0xe4000 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - stc2 0, cr15, [ip], #872 @ 0x368 │ │ │ │ + ldc2l 0, cr15, [r4], #-872 @ 0xfffffc98 │ │ │ │ stmdbcs r0, {r0, r8, fp, ip, pc} │ │ │ │ stmdbvs r0!, {r1, r2, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0d4aa02 │ │ │ │ - strmi pc, [r4], -r1, lsr #22 │ │ │ │ + strmi pc, [r4], -r9, ror #21 │ │ │ │ @ instruction: 0xf17ea801 │ │ │ │ - stccs 15, cr15, [r0], {113} @ 0x71 │ │ │ │ + stccs 14, cr15, [r0], {225} @ 0xe1 │ │ │ │ stmibvs r2!, {r2, r3, r4, r5, ip, lr, pc} │ │ │ │ stmdbvs fp!, {r0, r1, fp, sp, pc} │ │ │ │ andscc pc, r8, sp, lsr #17 │ │ │ │ blls f556c <__read_chk@plt+0x90198> │ │ │ │ andscs fp, fp, #20, 30 @ 0x50 │ │ │ │ movwls r2, #16922 @ 0x421a │ │ │ │ andls r4, r7, #805306379 @ 0x3000000b │ │ │ │ ldrtmi fp, [r9], -ip, lsl #30 │ │ │ │ @ instruction: 0xf0d12100 │ │ │ │ - blls 12a20c <__read_chk@plt+0xc4e38> │ │ │ │ + blls 12a12c <__read_chk@plt+0xc4d58> │ │ │ │ @ instruction: 0xd00942b3 │ │ │ │ bl 85528 <__read_chk@plt+0x20154> │ │ │ │ ldrdne r7, [r0], #-0 │ │ │ │ @ instruction: 0xf7ff4240 │ │ │ │ eorvs pc, r8, #61696 @ 0xf100 │ │ │ │ cmnvs r8, r0, asr #4 │ │ │ │ strb r2, [ip, -r1]! │ │ │ │ @@ -5754,22 +5754,22 @@ │ │ │ │ mrc2 7, 7, pc, cr14, cr12, {7} │ │ │ │ stmdbvs fp!, {r0, r1, r2, r3, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r6, [pc], #-2102 @ 6adbc <__read_chk@plt+0x59e8> │ │ │ │ adcsle r2, sl, r0, lsl #16 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ stmdavc r3, {r0, r1, r2, r4, r5, r7, ip, lr, pc} │ │ │ │ adcsle r2, r4, r0, lsl #22 │ │ │ │ - blx 1f27430 <__read_chk@plt+0x1ec205c> │ │ │ │ + @ instruction: 0xf9eaf198 │ │ │ │ ldr r9, [r0, r1]! │ │ │ │ @ instruction: 0xf0d16928 │ │ │ │ - ldrb pc, [r3, pc, lsl #27] @ │ │ │ │ + @ instruction: 0xe7d3fd57 │ │ │ │ vstrge d4, [r3, #-56] @ 0xffffffc8 │ │ │ │ bvs 6811b0 <__read_chk@plt+0x61bddc> │ │ │ │ ldrmi r6, [r8], #-2395 @ 0xfffff6a5 │ │ │ │ - ldc2l 0, cr15, [r4], {209} @ 0xd1 │ │ │ │ + ldc2 0, cr15, [ip], {209} @ 0xd1 │ │ │ │ stcgt 6, cr4, [pc], {4} │ │ │ │ ldm r4, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ ldrb r0, [lr, -pc] │ │ │ │ ldcl 7, cr15, [lr, #996] @ 0x3e4 │ │ │ │ eorseq r3, fp, r4, asr #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ @@ -5789,23 +5789,23 @@ │ │ │ │ @ instruction: 0xf8df2600 │ │ │ │ @ instruction: 0x46358050 │ │ │ │ @ instruction: 0xf85244f8 │ │ │ │ ldmdavs ip!, {r0, r1, ip, pc} │ │ │ │ stmdbvs r3!, {r2, r4, r5, sl, lr}^ │ │ │ │ svcvs 0x0018b11b │ │ │ │ @ instruction: 0xf0d6b108 │ │ │ │ - @ instruction: 0xf8d9fa6d │ │ │ │ + @ instruction: 0xf8d9fa35 │ │ │ │ strbmi r1, [r3], -r0 │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5063501 │ │ │ │ @ instruction: 0xf8d17688 │ │ │ │ @ instruction: 0xf8d115d4 │ │ │ │ @ instruction: 0xf0d21bc0 │ │ │ │ - ldmvs fp!, {r0, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs fp!, {r0, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ stclle 2, cr4, [r4], #684 @ 0x2ac │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ eorseq r3, fp, r4, asr sl │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffca05 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ @@ -5816,15 +5816,15 @@ │ │ │ │ ldmpl ip!, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blcs 8513c <__read_chk@plt+0x1fd68> │ │ │ │ strcs fp, [r0, #-4036] @ 0xfffff03c │ │ │ │ stcle 6, cr4, [sl, #-184]! @ 0xffffff48 │ │ │ │ strtmi r6, [fp], #-2083 @ 0xfffff7dd │ │ │ │ tstlt fp, fp, asr r9 │ │ │ │ tstlt r8, r8, asr pc │ │ │ │ - blx e27220 <__read_chk@plt+0xdc1e4c> │ │ │ │ + @ instruction: 0xf9fef0d6 │ │ │ │ strcc r6, [r1], -r3, lsr #17 │ │ │ │ strvc pc, [r8, #1285] @ 0x505 │ │ │ │ ldclle 2, cr4, [r1], #716 @ 0x2cc │ │ │ │ vldrle d2, [sl, #-0] │ │ │ │ @ instruction: 0x26004b11 │ │ │ │ @ instruction: 0xf8574635 │ │ │ │ svcmi 0x00108003 │ │ │ │ @@ -5832,15 +5832,15 @@ │ │ │ │ ldrtmi r1, [fp], -r0 │ │ │ │ strtmi r6, [sl], -r0, lsr #16 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r3, [r0], #-1281 @ 0xfffffaff │ │ │ │ strvc pc, [r8], r6, lsl #10 │ │ │ │ ldrbne pc, [r4, #2257] @ 0x8d1 @ │ │ │ │ blne ff0a9248 <__read_chk@plt+0xff043e74> │ │ │ │ - ldc2 0, cr15, [sl], #840 @ 0x348 │ │ │ │ + stc2 0, cr15, [r2], {210} @ 0xd2 │ │ │ │ adcmi r6, fp, #10682368 @ 0xa30000 │ │ │ │ movwcs sp, #3307 @ 0xceb │ │ │ │ pop {r0, r1, r5, r6, r7, r9, sp, lr} │ │ │ │ svclt 0x000081f0 │ │ │ │ ldrsbteq r3, [fp], -ip │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @@ -5907,81 +5907,81 @@ │ │ │ │ cdpcs 3, 0, cr2, cr0, cr1, {0} │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ sbcle r2, ip, r0, lsl #22 │ │ │ │ @ instruction: 0xf44f4b67 │ │ │ │ ldmdavs r2!, {r5, r7, r8, lr}^ │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ - blx fe8a73a6 <__read_chk@plt+0xfe841fd2> │ │ │ │ + blx 1aa73a6 <__read_chk@plt+0x1a41fd2> │ │ │ │ @ instruction: 0xf15f4639 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04ad0bd │ │ │ │ ldr r0, [sl, r2, lsl #20]! │ │ │ │ movwcs r6, #2357 @ 0x935 │ │ │ │ strtmi r9, [r8], -r2, lsl #6 │ │ │ │ svc 0x0036f7f9 │ │ │ │ @ instruction: 0xf5b00080 │ │ │ │ eorle r4, ip, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xf44f4b59 │ │ │ │ @ instruction: 0xf85944a0 │ │ │ │ strtmi r0, [r1], -r3 │ │ │ │ @ instruction: 0xf0dc462a │ │ │ │ - ldrtmi pc, [r9], -r5, lsl #23 @ │ │ │ │ - mrc2 1, 7, pc, cr4, cr15, {2} │ │ │ │ + ldrtmi pc, [r9], -sp, asr #22 @ │ │ │ │ + mrc2 1, 5, pc, cr12, cr15, {2} │ │ │ │ @ instruction: 0xf04ab108 │ │ │ │ blls ed8b8 <__read_chk@plt+0x884e4> │ │ │ │ addle r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf17ea802 │ │ │ │ - @ instruction: 0xe781fddb │ │ │ │ + str pc, [r1, fp, asr #26] │ │ │ │ @ instruction: 0x463968f0 │ │ │ │ - mcr2 1, 7, pc, cr6, cr15, {2} @ │ │ │ │ + mcr2 1, 5, pc, cr14, cr15, {2} @ │ │ │ │ addsle r2, r4, r0, lsl #16 │ │ │ │ beq 2a71bc <__read_chk@plt+0x241de8> │ │ │ │ stmdbmi fp, {r0, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7f92000 │ │ │ │ ldrtmi lr, [r9], -r6, lsl #26 │ │ │ │ - mrc2 1, 6, pc, cr8, cr15, {2} │ │ │ │ + mcr2 1, 5, pc, cr0, cr15, {2} @ │ │ │ │ addle r2, r6, r0, lsl #16 │ │ │ │ beq 8a71d8 <__read_chk@plt+0x841e04> │ │ │ │ mcrrne 7, 8, lr, r4, cr3 │ │ │ │ @ instruction: 0xf17e4620 │ │ │ │ - ldmdbvs r5!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbvs r5!, {r0, r1, r2, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrb r9, [r0, r2] │ │ │ │ ldrbtmi r4, [r9], #-2369 @ 0xfffff6bf │ │ │ │ @ instruction: 0xb126e7e9 │ │ │ │ blcs c5798 <__read_chk@plt+0x603c4> │ │ │ │ ldmvs r0!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andcs sp, r0, r0 │ │ │ │ @ instruction: 0xf15f4639 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x006df43f │ │ │ │ beq 1a720c <__read_chk@plt+0x141e38> │ │ │ │ ldmdbmi r9!, {r0, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d64479 │ │ │ │ ldrbtmi r4, [r9], #-2360 @ 0xfffff6c8 │ │ │ │ mcrcs 7, 0, lr, cr0, cr3, {6} │ │ │ │ svcge 0x0061f43f │ │ │ │ @ instruction: 0xf01a68b3 │ │ │ │ @ instruction: 0xf47f0f40 │ │ │ │ @ instruction: 0xf1a3af5c │ │ │ │ @ instruction: 0xf85b0b04 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ svcge 0x0055f43f │ │ │ │ @ instruction: 0xf15f4639 │ │ │ │ - stmdacs r0, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04ad0f5 │ │ │ │ strb r0, [ip, -r0, asr #20] │ │ │ │ @ instruction: 0xf44f4b27 │ │ │ │ strbmi r4, [r2], -r0, lsr #3 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ - blx 8a74a6 <__read_chk@plt+0x8420d2> │ │ │ │ + blx ffaa74a4 <__read_chk@plt+0xffa420d0> │ │ │ │ @ instruction: 0xf15f4639 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldr sp, [ip, -sp, ror #3]! │ │ │ │ ldc 7, cr15, [ip], #-996 @ 0xfffffc1c │ │ │ │ blcs 379d5c <__read_chk@plt+0x314988> │ │ │ │ svcge 0x0037f63f │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ @@ -5995,31 +5995,31 @@ │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ andeq r0, r0, r5, lsr r0 │ │ │ │ ldrtmi r6, [r9], -r8, lsr #16 │ │ │ │ - mcr2 1, 3, pc, cr2, cr15, {2} @ │ │ │ │ + mcr2 1, 1, pc, cr10, cr15, {2} @ │ │ │ │ orrle r2, r9, r0, lsl #16 │ │ │ │ ldmdavs r0!, {r0, r1, r2, r3, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf15f4639 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0009f43f │ │ │ │ beq e72d4 <__read_chk@plt+0x81f00> │ │ │ │ svclt 0x0000e705 │ │ │ │ eorseq r3, fp, r4, asr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r3, fp, r8, lsr #18 │ │ │ │ ldrshteq r3, [fp], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq lr, sp, r4, ror r8 │ │ │ │ - andseq lr, sp, r2, lsl #18 │ │ │ │ - andseq lr, sp, r8, lsr #17 │ │ │ │ - andseq lr, sp, sl, asr r8 │ │ │ │ + andseq lr, sp, ip, asr #14 │ │ │ │ + @ instruction: 0x001de7da │ │ │ │ + andseq lr, sp, r0, lsl #15 │ │ │ │ + andseq lr, sp, r2, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ ldrmi fp, [fp], sp, lsl #1 │ │ │ │ @ instruction: 0x460f4b75 │ │ │ │ @ instruction: 0x46824975 │ │ │ │ @@ -6027,89 +6027,89 @@ │ │ │ │ ldrbtmi r4, [r9], #-2676 @ 0xfffff58c │ │ │ │ stmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ streq pc, [r1], #-266 @ 0xfffffef6 │ │ │ │ @ instruction: 0x2600447a │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ @ instruction: 0xf1770300 │ │ │ │ - @ instruction: 0x4650febf │ │ │ │ - blx ff02755c <__read_chk@plt+0xfefc2188> │ │ │ │ + ldrbmi pc, [r0], -pc, lsr #28 @ │ │ │ │ + blx fe22755c <__read_chk@plt+0xfe1c2188> │ │ │ │ strbmi r4, [ip], r5, lsl #12 │ │ │ │ stmia ip!, {r0, r1, r2, r3, r8, sl, fp, lr, pc} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ strtmi r0, [r0], -pc │ │ │ │ andvs pc, r0, fp, asr #17 │ │ │ │ - @ instruction: 0xf930f0d2 │ │ │ │ + @ instruction: 0xf8f8f0d2 │ │ │ │ blcs 405444 <__read_chk@plt+0x3a0070> │ │ │ │ @ instruction: 0x4605d03e │ │ │ │ ldrtmi lr, [fp], -lr │ │ │ │ @ instruction: 0x46284632 │ │ │ │ mrc2 7, 3, pc, cr0, cr15, {7} │ │ │ │ bllt 87ca58 <__read_chk@plt+0x817684> │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ - @ instruction: 0xf920f0d2 │ │ │ │ + @ instruction: 0xf8e8f0d2 │ │ │ │ strmi r6, [r5], -r3, lsl #17 │ │ │ │ eorle r2, sp, lr, lsl #22 │ │ │ │ blcs 3331c4 <__read_chk@plt+0x2cddf0> │ │ │ │ stmdbcs r2, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x2101bf94 │ │ │ │ stmiale r8!, {r8, sp}^ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ stmiavs fp!, {r0, r1, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ blcs 33ca7c <__read_chk@plt+0x2d76a8> │ │ │ │ andls sp, r1, r1, ror #3 │ │ │ │ @ instruction: 0xf0d24620 │ │ │ │ - @ instruction: 0x4606f8b3 │ │ │ │ + @ instruction: 0x4606f87b │ │ │ │ stmdbls r1, {r0, r1, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0x46284632 │ │ │ │ mcr2 7, 2, pc, cr12, cr15, {7} @ │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ bls 9f600 <__read_chk@plt+0x3a22c> │ │ │ │ andsvs r4, r4, ip, asr #18 │ │ │ │ bmi 127c484 <__read_chk@plt+0x12170b0> │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ subsmi r9, r1, fp, lsl #20 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ addhi pc, r6, r0, asr #32 │ │ │ │ andlt r4, sp, r8, lsl r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blx ffca7600 <__read_chk@plt+0xffc4222c> │ │ │ │ + blx feea7600 <__read_chk@plt+0xfee4222c> │ │ │ │ andcs r2, r0, r1, lsl #6 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - blx 1a2760c <__read_chk@plt+0x19c2238> │ │ │ │ + blx c2760c <__read_chk@plt+0xbc2238> │ │ │ │ strmi r2, [r5], -r0, lsl #8 │ │ │ │ ldrtmi lr, [fp], -ip │ │ │ │ @ instruction: 0x46404632 │ │ │ │ mcr2 7, 1, pc, cr8, cr15, {7} @ │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ strcc sp, [r1], #-475 @ 0xfffffe25 │ │ │ │ @ instruction: 0xf0d14620 │ │ │ │ - @ instruction: 0x4605fa57 │ │ │ │ + @ instruction: 0x4605fa1f │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ - blx fe127636 <__read_chk@plt+0xfe0c2262> │ │ │ │ + blx 1327636 <__read_chk@plt+0x12c2262> │ │ │ │ stmdbvs fp!, {r3, r4, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ andsle r2, ip, r5, lsr #22 │ │ │ │ @ instruction: 0xf1054628 │ │ │ │ @ instruction: 0xf0d10814 │ │ │ │ - stmibvs sl!, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs sl!, {r0, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bcs 333254 <__read_chk@plt+0x2cde80> │ │ │ │ blcs 11af6c <__read_chk@plt+0xb5b98> │ │ │ │ movwcs fp, #3978 @ 0xf8a │ │ │ │ ldrmi r2, [r9], -r1, lsl #6 │ │ │ │ @ instruction: 0x4620d8db │ │ │ │ mcrr2 7, 15, pc, sl, cr12 @ │ │ │ │ strmi r6, [r1], -sl, ror #19 │ │ │ │ bicsle r2, r4, fp, lsl #20 │ │ │ │ strtmi r9, [r0], -r1 │ │ │ │ - @ instruction: 0xf85ef0d2 │ │ │ │ + @ instruction: 0xf826f0d2 │ │ │ │ strmi r9, [r6], -r1, lsl #18 │ │ │ │ strtmi lr, [r8], -sp, asr #15 │ │ │ │ ldmdaeq r4, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ - blx ff3a7682 <__read_chk@plt+0xff3422ae> │ │ │ │ + blx fe5a7682 <__read_chk@plt+0xfe5422ae> │ │ │ │ svcne 0x00cb69e9 │ │ │ │ svclt 0x0018290b │ │ │ │ svclt 0x00942b02 │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ strtmi sp, [r0], -r6, lsl #16 │ │ │ │ stc2 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ strmi r6, [r1], -fp, ror #19 │ │ │ │ @@ -6120,31 +6120,31 @@ │ │ │ │ cmnlt r2, r3, lsl #12 │ │ │ │ ldmdbcs r1, {r0, r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ vst2.8 {d29-d30}, [pc], fp │ │ │ │ vsubl.s8 , d16, d2 │ │ │ │ sbcmi r0, sl, r2, lsl #4 │ │ │ │ strle r0, [r4, #-2002] @ 0xfffff82e │ │ │ │ strbmi r9, [r0], -r1 │ │ │ │ - mrrc2 1, 7, pc, r8, cr14 @ │ │ │ │ + blx ff2a7982 <__read_chk@plt+0xff2425ae> │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ ldrbmi r4, [r1], -r8, asr #12 │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0d19301 │ │ │ │ - blls e9bf0 <__read_chk@plt+0x8481c> │ │ │ │ + blls e9b10 <__read_chk@plt+0x8473c> │ │ │ │ andcs fp, r2, #-1073741816 @ 0xc0000008 │ │ │ │ @ instruction: 0xf8cb4654 │ │ │ │ ldrb r2, [r6, -r0]! │ │ │ │ ldmdavs r4, {r9, fp, ip, pc} │ │ │ │ andls lr, r1, r3, ror r7 │ │ │ │ - @ instruction: 0xf0d24620 │ │ │ │ - stmdbls r1, {r0, r3, r4, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0d14620 │ │ │ │ + stmdbls r1, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strb r4, [pc, r6, lsl #12] │ │ │ │ b 293a4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, sp, sl, lsl r0 @ │ │ │ │ + @ instruction: 0x001deef2 │ │ │ │ eorseq r3, fp, r4, lsl #13 │ │ │ │ eorseq r3, fp, r8, ror #11 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ stcvc 5, cr15, [r3, #-692] @ 0xfffffd4c │ │ │ │ @@ -6157,22 +6157,22 @@ │ │ │ │ tstls r5, r7 │ │ │ │ ldmpl r3, {r0, r1, r2, r5, r6, r7, sl, fp, lr}^ │ │ │ │ ldrbtmi r4, [ip], #-2535 @ 0xfffff619 │ │ │ │ orrls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbtmi r4, [r9], #-3045 @ 0xfffff41b │ │ │ │ movwls r4, #42107 @ 0xa47b │ │ │ │ - ldc2 1, cr15, [sl, #476]! @ 0x1dc │ │ │ │ + stc2 1, cr15, [sl, #-476]! @ 0xfffffe24 │ │ │ │ tstcs r5, r0, lsr #12 │ │ │ │ - @ instruction: 0xf870f107 │ │ │ │ + @ instruction: 0xf838f107 │ │ │ │ strcs r6, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0x46234631 │ │ │ │ @ instruction: 0xf8884622 │ │ │ │ @ instruction: 0xf1074000 │ │ │ │ - teqplt r0, r9, asr #17 @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r1 @ @ p-variant is OBSOLETE │ │ │ │ rsbcs r4, r4, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ @ instruction: 0xf888ee36 │ │ │ │ ldmibmi r9, {r2, r5, r6, lr}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ blvc fee28884 <__read_chk@plt+0xfedc34b0> │ │ │ │ stcge 4, cr4, [lr], {121} @ 0x79 │ │ │ │ @@ -6215,25 +6215,25 @@ │ │ │ │ movwls r6, #26140 @ 0x661c │ │ │ │ stmib sp, {r1, r2, r3, r4, r8, r9, sp}^ │ │ │ │ tstcs pc, #1744830464 @ 0x68000000 │ │ │ │ andne pc, r1, #64, 4 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ tstcs lr, #3358720 @ 0x334000 │ │ │ │ ldmdavs r8, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0xf9cef107 │ │ │ │ + @ instruction: 0xf996f107 │ │ │ │ mrrcle 8, 0, r2, r3, cr2 │ │ │ │ strbmi r4, [sl], -r9, asr #12 │ │ │ │ @ instruction: 0x63a1464b │ │ │ │ strtvs r4, [r2], #1592 @ 0x638 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ stmib sp, {r1, r9, fp, ip, lr}^ │ │ │ │ stmdbls r5, {sl, ip, sp, pc} │ │ │ │ strbtvs r6, [r3], #995 @ 0x3e3 │ │ │ │ @ instruction: 0xf17a2365 │ │ │ │ - @ instruction: 0x1ec3f999 │ │ │ │ + @ instruction: 0x1ec3f909 │ │ │ │ blcs 77cd48 <__read_chk@plt+0x717974> │ │ │ │ andge sp, r2, #4521984 @ 0x450000 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ @ instruction: 0xffffffc1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -6266,15 +6266,15 @@ │ │ │ │ bmi fe1fdbc8 <__read_chk@plt+0xfe1987f4> │ │ │ │ ldrbtmi r4, [r9], #-2950 @ 0xfffff47a │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ blmi fe1e545c <__read_chk@plt+0xfe180088> │ │ │ │ ldrbtmi r4, [fp], #-1593 @ 0xfffff9c7 │ │ │ │ movwcs r6, #2072 @ 0x818 │ │ │ │ @ instruction: 0xf107461a │ │ │ │ - mcrcs 8, 0, pc, cr1, cr1, {5} @ │ │ │ │ + mcrcs 8, 0, pc, cr1, cr9, {3} @ │ │ │ │ andshi pc, r7, #0 │ │ │ │ mulcs r0, r8, r8 │ │ │ │ bcs 896c8 <__read_chk@plt+0x242f4> │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcls 1, cr8, [r9], {31} │ │ │ │ bls 23cef0 <__read_chk@plt+0x1d7b1c> │ │ │ │ @@ -6284,15 +6284,15 @@ │ │ │ │ svclt 0x00042b01 │ │ │ │ andsvs r9, r3, r8, lsl #20 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blmi 1d8bda8 <__read_chk@plt+0x1d269d4> │ │ │ │ ldmpl r3, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ blls 245680 <__read_chk@plt+0x1e02ac> │ │ │ │ @ instruction: 0xf0d16818 │ │ │ │ - @ instruction: 0xf44fff5f │ │ │ │ + @ instruction: 0xf44fff27 │ │ │ │ @ instruction: 0xf01b7388 │ │ │ │ svclt 0x00040701 │ │ │ │ @ instruction: 0x463e463d │ │ │ │ strmi pc, [r0], #-2819 @ 0xfffff4fd │ │ │ │ @ instruction: 0xf8d4d005 │ │ │ │ @ instruction: 0x463d60f8 │ │ │ │ ldrtmi fp, [lr], -lr, lsl #2 │ │ │ │ @@ -6320,100 +6320,100 @@ │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x2e00b99b │ │ │ │ rschi pc, r0, r0, asr #32 │ │ │ │ ldrbtmi r4, [r9], #-2385 @ 0xfffff6af │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ b 229684 <__read_chk@plt+0x1c42b0> │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff6ef176 │ │ │ │ + @ instruction: 0xff36f176 │ │ │ │ andls r2, r0, r4, lsl #4 │ │ │ │ tstcs r0, r3, lsr #12 │ │ │ │ @ instruction: 0xf1564610 │ │ │ │ - blls 26ae7c <__read_chk@plt+0x205aa8> │ │ │ │ + blls 26ad9c <__read_chk@plt+0x2059c8> │ │ │ │ @ instruction: 0xf0d26818 │ │ │ │ - stmdacs r0, {r0, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stcls 1, cr13, [r7], {75} @ 0x4b │ │ │ │ andcc r6, r1, r0, lsr #16 │ │ │ │ - @ instruction: 0xf96cf0d2 │ │ │ │ + @ instruction: 0xf934f0d2 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ svclt 0x00184298 │ │ │ │ eors r6, lr, r0, lsr #32 │ │ │ │ ldrtmi r4, [r9], -r0, asr #22 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - @ instruction: 0xf802f107 │ │ │ │ + @ instruction: 0xffcaf106 │ │ │ │ orrslt r4, r0, r1, lsl #12 │ │ │ │ ldrtmi r2, [r8], -r4, ror #4 │ │ │ │ ldcl 7, cr15, [sl], {249} @ 0xf9 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ ldrbt r3, [sp], r4, rrx │ │ │ │ @ instruction: 0x46394b38 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - @ instruction: 0xff5cf106 │ │ │ │ + @ instruction: 0xff24f106 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andcs sp, r7, ip, ror #3 │ │ │ │ - blx 1627d0c <__read_chk@plt+0x15c2938> │ │ │ │ + @ instruction: 0xf9c6f17c │ │ │ │ bls 2a52d8 <__read_chk@plt+0x23ff04> │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ - @ instruction: 0xf91ef0d1 │ │ │ │ + @ instruction: 0xf8e6f0d1 │ │ │ │ @ instruction: 0xf0d22000 │ │ │ │ - @ instruction: 0xf64ff93b │ │ │ │ + @ instruction: 0xf64ff903 │ │ │ │ @ instruction: 0xf6c772fd │ │ │ │ @ instruction: 0x460372ff │ │ │ │ @ instruction: 0xf0004290 │ │ │ │ stmdbmi sl!, {r6, r8, pc} │ │ │ │ stcls 4, cr4, [r7], {121} @ 0x79 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f96023 │ │ │ │ andcs lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0982010 │ │ │ │ - mulcs r0, r1, r8 │ │ │ │ + andcs pc, r0, r9, asr r8 @ │ │ │ │ blmi 43dfec <__read_chk@plt+0x3d8c18> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls fe0c57d0 <__read_chk@plt+0xfe0603fc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8151 │ │ │ │ pop {r0, r1, r8, sl, fp, ip, sp, lr} │ │ │ │ svclt 0x00008ff0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ - eorseq r0, r4, r6, asr r5 │ │ │ │ + eorseq r0, r4, sl, ror #7 │ │ │ │ mlaseq fp, r0, r4, r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ subeq r1, r1, r6, asr #23 │ │ │ │ - andseq lr, sp, r6, lsr #28 │ │ │ │ + @ instruction: 0x001decfe │ │ │ │ eorseq r3, fp, r0, ror r4 │ │ │ │ - @ instruction: 0x001dedfc │ │ │ │ - andseq lr, sp, ip, ror #27 │ │ │ │ - andseq lr, sp, r0, ror #27 │ │ │ │ - andseq lr, sp, lr, asr #27 │ │ │ │ - andseq lr, sp, r2, asr #27 │ │ │ │ - eorseq r0, r4, lr, ror #8 │ │ │ │ + @ instruction: 0x001decd4 │ │ │ │ + andseq lr, sp, r4, asr #25 │ │ │ │ + @ instruction: 0x001decb8 │ │ │ │ + andseq lr, sp, r6, lsr #25 │ │ │ │ + mulseq sp, sl, ip │ │ │ │ + eorseq r0, r4, r2, lsl #6 │ │ │ │ subeq r1, r1, ip, ror #21 │ │ │ │ - andseq lr, sp, lr, ror #24 │ │ │ │ - andseq lr, sp, r0, ror ip │ │ │ │ - andseq lr, sp, r6, ror ip │ │ │ │ + andseq lr, sp, r6, asr #22 │ │ │ │ + andseq lr, sp, r8, asr #22 │ │ │ │ + andseq lr, sp, lr, asr #22 │ │ │ │ subeq r1, r1, sl, lsl #20 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq lr, sp, r6, asr ip │ │ │ │ + andseq lr, sp, lr, lsr #22 │ │ │ │ subeq r1, r1, ip, ror #17 │ │ │ │ subeq r1, r1, r8, asr #17 │ │ │ │ - andseq lr, sp, ip, ror #22 │ │ │ │ + andseq lr, sp, r4, asr #20 │ │ │ │ eorseq r3, fp, r4, lsr #2 │ │ │ │ movwcs r9, #6664 @ 0x1a08 │ │ │ │ @ instruction: 0xf0d16013 │ │ │ │ - andcs pc, r0, r1, asr r8 @ │ │ │ │ - @ instruction: 0xf8d2f0d2 │ │ │ │ + andcs pc, r0, r9, lsl r8 @ │ │ │ │ + @ instruction: 0xf89af0d2 │ │ │ │ rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ addsmi r4, r0, #3145728 @ 0x300000 │ │ │ │ rscshi pc, r6, r0 │ │ │ │ ldrbtmi r4, [r9], #-2433 @ 0xfffff67f │ │ │ │ stccs 7, cr14, [r0, #-596] @ 0xfffffdac │ │ │ │ strcs sp, [r0, #-52] @ 0xffffffcc │ │ │ │ @@ -6430,15 +6430,15 @@ │ │ │ │ stccs 1, cr13, [r1, #-36] @ 0xffffffdc │ │ │ │ blls 2e2de8 <__read_chk@plt+0x27da14> │ │ │ │ blcs 858bc <__read_chk@plt+0x204e8> │ │ │ │ svcge 0x0031f47f │ │ │ │ ldrbtmi r4, [r9], #-2417 @ 0xfffff68f │ │ │ │ blls 2654d4 <__read_chk@plt+0x200100> │ │ │ │ ldmdavs r8, {r1, r2, r9, ip, pc} │ │ │ │ - mrc2 0, 0, pc, cr8, cr1, {6} │ │ │ │ + stc2l 0, cr15, [r0, #836]! @ 0x344 │ │ │ │ bls 2fe620 <__read_chk@plt+0x29924c> │ │ │ │ bls 201bb8 <__read_chk@plt+0x19c7e4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133122 │ │ │ │ @ instruction: 0xf0000f20 │ │ │ │ @ instruction: 0xf04f808f │ │ │ │ @@ -6468,15 +6468,15 @@ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addhi pc, r9, r0 │ │ │ │ ldrbtmi r4, [r9], #-2384 @ 0xfffff6b0 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldm lr, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - @ instruction: 0xffc0f097 │ │ │ │ + @ instruction: 0xff88f097 │ │ │ │ strcc lr, [r1, #-1755] @ 0xfffff925 │ │ │ │ strcc lr, [r1, #-1698] @ 0xfffff95e │ │ │ │ svceq 0x0000f1b8 │ │ │ │ stccs 1, cr13, [r1, #-668] @ 0xfffffd64 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr12, cr15, {3} │ │ │ │ strcc lr, [r1, #-1982] @ 0xfffff842 │ │ │ │ strcc lr, [r1, #-1707] @ 0xfffff955 │ │ │ │ @@ -6511,77 +6511,77 @@ │ │ │ │ stmdbmi lr!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ab4479 │ │ │ │ ldrbtmi r4, [r9], #-2349 @ 0xfffff6d3 │ │ │ │ pushmi {r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a54479 │ │ │ │ stmdavs r1, {r0, r1, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0d56ed8 │ │ │ │ - bls 22ad8c <__read_chk@plt+0x1c59b8> │ │ │ │ + bls 22acac <__read_chk@plt+0x1c58d8> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strcc sl, [r1, #-3944] @ 0xfffff098 │ │ │ │ svclt 0x00082d01 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ mcrge 4, 3, pc, cr6, cr15, {3} @ │ │ │ │ stmdbmi r4!, {r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7f92000 │ │ │ │ andcs lr, r2, #7471104 @ 0x720000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0972010 │ │ │ │ - @ instruction: 0xf04fff53 │ │ │ │ + @ instruction: 0xf04fff1b │ │ │ │ @ instruction: 0xe6bf30ff │ │ │ │ ldrbtmi r4, [r9], #-2333 @ 0xfffff6e3 │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ stmda r2!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, asr #12 │ │ │ │ - @ instruction: 0xff44f097 │ │ │ │ + @ instruction: 0xff0cf097 │ │ │ │ ldmdbmi r8, {r0, r1, r2, r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f14479 │ │ │ │ ldrbtmi r4, [r9], #-2327 @ 0xfffff6e9 │ │ │ │ @ instruction: 0xf06fe7df │ │ │ │ strt r0, [r9], r1 │ │ │ │ ldrbtmi r4, [r9], #-2325 @ 0xfffff6eb │ │ │ │ ldmdbmi r5, {r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7694479 │ │ │ │ svc 0x00d2f7f8 │ │ │ │ - andseq lr, sp, r6, ror sl │ │ │ │ - andseq lr, sp, lr, ror #20 │ │ │ │ + andseq lr, sp, lr, asr #18 │ │ │ │ + andseq lr, sp, r6, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, lsr #22 │ │ │ │ - @ instruction: 0x001debd2 │ │ │ │ - andseq lr, sp, r4, ror #20 │ │ │ │ - andseq lr, sp, r6, lsr #21 │ │ │ │ - mulseq sp, r4, r9 │ │ │ │ - @ instruction: 0x001deabe │ │ │ │ - @ instruction: 0x001de9b0 │ │ │ │ - @ instruction: 0x001de9fa │ │ │ │ - @ instruction: 0x001deaf0 │ │ │ │ - andseq lr, sp, r6, lsl #22 │ │ │ │ - andseq lr, sp, ip, lsl #20 │ │ │ │ - andseq lr, sp, r0, ror #17 │ │ │ │ - andseq lr, sp, sl, lsl sl │ │ │ │ - andseq lr, sp, r8, ror #21 │ │ │ │ - andseq lr, sp, r2, lsr #17 │ │ │ │ - andseq lr, sp, r2, asr sl │ │ │ │ - andseq lr, sp, r8, asr #18 │ │ │ │ + andseq lr, sp, sl, lsr #21 │ │ │ │ + andseq lr, sp, ip, lsr r9 │ │ │ │ + andseq lr, sp, lr, ror r9 │ │ │ │ + andseq lr, sp, ip, ror #16 │ │ │ │ + mulseq sp, r6, r9 │ │ │ │ + andseq lr, sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x001de8d2 │ │ │ │ + andseq lr, sp, r8, asr #19 │ │ │ │ + @ instruction: 0x001de9de │ │ │ │ + andseq lr, sp, r4, ror #17 │ │ │ │ + @ instruction: 0x001de7b8 │ │ │ │ + @ instruction: 0x001de8f2 │ │ │ │ + andseq lr, sp, r0, asr #19 │ │ │ │ + andseq lr, sp, sl, ror r7 │ │ │ │ + andseq lr, sp, sl, lsr #18 │ │ │ │ + andseq lr, sp, r0, lsr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc2c70 <__read_chk@plt+0xfeb5d89c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 106f9b8 <__read_chk@plt+0x100a5e4> │ │ │ │ blmi 1097c98 <__read_chk@plt+0x10328c4> │ │ │ │ ldrbtmi r4, [sl], #-1551 @ 0xfffff9f1 │ │ │ │ @ instruction: 0x4605493f │ │ │ │ ldrbtmi r4, [r9], #-3135 @ 0xfffff3c1 │ │ │ │ ldmpl r3, {r0, r2, sp}^ │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf1779603 │ │ │ │ - blmi f2a484 <__read_chk@plt+0xec50b0> │ │ │ │ + blmi f2a244 <__read_chk@plt+0xec4e70> │ │ │ │ bge 17d388 <__read_chk@plt+0x117fb4> │ │ │ │ strls r5, [r0, #-2276] @ 0xfffff71c │ │ │ │ bvs 886038 <__read_chk@plt+0x820c64> │ │ │ │ blge 13cb10 <__read_chk@plt+0xd773c> │ │ │ │ stc2 7, cr15, [lr], {255} @ 0xff │ │ │ │ eorsle r1, pc, r3, lsl #25 │ │ │ │ suble r3, lr, r1 │ │ │ │ @@ -6604,48 +6604,48 @@ │ │ │ │ adcmi r1, sl, #12713984 @ 0xc20000 │ │ │ │ strb sp, [r7, lr, ror #25]! │ │ │ │ andcs r4, r5, #557056 @ 0x88000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ svc 0x00cef7f8 │ │ │ │ @ instruction: 0x4603463a │ │ │ │ andscs r4, r0, r1, lsr r6 │ │ │ │ - mrc2 0, 5, pc, cr0, cr7, {4} │ │ │ │ + mrc2 0, 3, pc, cr8, cr7, {4} │ │ │ │ ldmdbmi sp, {r0, r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r2, #776 @ 0x308 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0972010 │ │ │ │ - strb pc, [r6, r3, lsr #29] @ │ │ │ │ + strb pc, [r6, fp, ror #28] @ │ │ │ │ andcs r4, r5, #376832 @ 0x5c000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ svc 0x00b4f7f8 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r1, lsr r6 │ │ │ │ - mrc2 0, 4, pc, cr6, cr7, {4} │ │ │ │ + mrc2 0, 2, pc, cr14, cr7, {4} │ │ │ │ rscsvc pc, sp, pc, asr #12 │ │ │ │ rscsvc pc, pc, r7, asr #13 │ │ │ │ ldmdbmi r0, {r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #164, 30 @ 0x290 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0974610 │ │ │ │ - strb pc, [sp, r5, lsl #29]! @ │ │ │ │ + strb pc, [sp, sp, asr #28]! @ │ │ │ │ svc 0x0022f7f8 │ │ │ │ eorseq r2, fp, r6, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, sp, lr, ror #20 │ │ │ │ + andseq lr, sp, r6, asr #18 │ │ │ │ ldrshteq r2, [fp], -r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ mlaseq fp, ip, sp, r2 │ │ │ │ - andseq lr, sp, r6, asr #20 │ │ │ │ - andseq lr, sp, r0, lsl sl │ │ │ │ - andseq lr, sp, r6, asr #19 │ │ │ │ - andseq lr, sp, r4, asr #19 │ │ │ │ + andseq lr, sp, lr, lsl r9 │ │ │ │ + andseq lr, sp, r8, ror #17 │ │ │ │ + mulseq sp, lr, r8 │ │ │ │ + mulseq sp, ip, r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 6, cr15, cr8, cr12, {6} │ │ │ │ @ instruction: 0xf8dfb0dd │ │ │ │ vdivne.f32 s8, s7, s8 │ │ │ │ blcs bcdac <__read_chk@plt+0x579d8> │ │ │ │ @@ -6675,15 +6675,15 @@ │ │ │ │ stmiaeq pc, {r0, r4, r5, r7, fp}^ @ │ │ │ │ ldmeq r5!, {r0, r1, r3} │ │ │ │ popeq {r0, r3, r4, r5, r7, fp} │ │ │ │ bcs 7a9fa4 <__read_chk@plt+0x744bd0> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ andcs r1, r2, ip, lsl sl │ │ │ │ @ instruction: 0xf1774479 │ │ │ │ - @ instruction: 0xf8dff9ad │ │ │ │ + @ instruction: 0xf8dff91d │ │ │ │ bls 3fa48c <__read_chk@plt+0x3950b8> │ │ │ │ ldmpl r2, {r0, r8, sp}^ │ │ │ │ andls r2, r8, #0, 6 │ │ │ │ ldmdavs r2, {r0, r2, r3, r4, r8, ip, pc} │ │ │ │ andsvs r9, r3, r7, lsl #4 │ │ │ │ stmdbcs r7, {r4, r8, fp, ip, pc} │ │ │ │ andeq pc, r1, #1073741864 @ 0x40000028 │ │ │ │ @@ -6707,22 +6707,22 @@ │ │ │ │ @ instruction: 0xf8dfdd0d │ │ │ │ bls 3fa380 <__read_chk@plt+0x394fac> │ │ │ │ andcs r5, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {r0, r4, r9, sl, lr} │ │ │ │ andeq pc, r1, r0, lsr #3 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xf0d90940 │ │ │ │ - blls 82b07c <__read_chk@plt+0x7c5ca8> │ │ │ │ + blls 82af9c <__read_chk@plt+0x7c5bc8> │ │ │ │ ldcls 1, cr2, [r0, #-4] │ │ │ │ blvs ff6f3ccc <__read_chk@plt+0xff68e8f8> │ │ │ │ svclt 0x008c2d01 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ ldmdbeq r2, {r0, r1, r2, r3, r4, r8, r9, ip, pc}^ │ │ │ │ - @ instruction: 0xffb8f0d8 │ │ │ │ + @ instruction: 0xff80f0d8 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mvnshi pc, r2 │ │ │ │ ldmvs fp, {r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0032b01 │ │ │ │ blls 80cb8c <__read_chk@plt+0x7a77b8> │ │ │ │ blcs 86458 <__read_chk@plt+0x21084> │ │ │ │ msrhi CPSR_fx, #201326593 @ 0xc000001 │ │ │ │ @@ -6763,20 +6763,20 @@ │ │ │ │ blls 643fe4 <__read_chk@plt+0x5dec10> │ │ │ │ svclt 0x0008459a │ │ │ │ andle r2, r4, r0, lsl #2 │ │ │ │ svceq 0x0000f1ba │ │ │ │ tstcs r2, r4, lsl pc │ │ │ │ andcs r2, r3, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf12e2000 │ │ │ │ - stmdacs r0, {r0, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf897bfa2 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870308 │ │ │ │ @ instruction: 0xf15d30f4 │ │ │ │ - msrlt (UNDEF: 56), sp │ │ │ │ + strdlt pc, [r8, -r5]! │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf141069a │ │ │ │ @ instruction: 0xf023809b │ │ │ │ andcs r0, r0, #60, 6 @ 0xf0000000 │ │ │ │ @@ -6792,15 +6792,15 @@ │ │ │ │ stmdbvs sl!, {r0, r2, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ movwcs r6, #2600 @ 0xa28 │ │ │ │ @ instruction: 0xf897932b │ │ │ │ ldrmi r3, [r0], #-244 @ 0xffffff0c │ │ │ │ @ instruction: 0xf02361aa │ │ │ │ @ instruction: 0xf8870310 │ │ │ │ @ instruction: 0xf0d130f4 │ │ │ │ - stmiavs fp!, {r0, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs fp!, {r0, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r3, r5, r8, sp, lr} │ │ │ │ addmi fp, r3, #168, 30 @ 0x2a0 │ │ │ │ andcs fp, r1, ip, asr #31 │ │ │ │ blcs 73e1c <__read_chk@plt+0xea48> │ │ │ │ andcs fp, r0, ip, lsl #30 │ │ │ │ andeq pc, r1, r0 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @@ -6826,25 +6826,25 @@ │ │ │ │ movwls r4, #54810 @ 0xd61a │ │ │ │ strvs lr, [r4], -sp, asr #19 │ │ │ │ strls r2, [r3], -r1, lsl #6 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ biceq pc, r5, #4, 2 │ │ │ │ ldrdmi pc, [r0], #132 @ 0x84 │ │ │ │ @ instruction: 0xf0a09400 │ │ │ │ - @ instruction: 0xf897faa9 │ │ │ │ + @ instruction: 0xf897fa71 │ │ │ │ vqadd.u32 , q11, q10 │ │ │ │ @ instruction: 0xf88703c3 │ │ │ │ ldmib r5, {r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ andcs r2, r9, r4, lsl #2 │ │ │ │ tstls r0, fp, lsr #20 │ │ │ │ sbfxne pc, pc, #17, #25 │ │ │ │ - @ instruction: 0xf1774479 │ │ │ │ - bvs aaa070 <__read_chk@plt+0xa44c9c> │ │ │ │ + @ instruction: 0xf1764479 │ │ │ │ + bvs aabe30 <__read_chk@plt+0xa46a5c> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - blx ffba8200 <__read_chk@plt+0xffb42e2c> │ │ │ │ + blx feda8200 <__read_chk@plt+0xfed42e2c> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmvs r3, {r0, r1, r2, r4, r6, r7, r8, r9, sl, pc} │ │ │ │ vpadd.i8 d2, d0, d0 │ │ │ │ vst1.64 {d24}, [pc :64], r3 │ │ │ │ vorr.i16 d23, #0 @ 0x0000 │ │ │ │ blx aae2d8 <__read_chk@plt+0xa48f04> │ │ │ │ @ instruction: 0xf897f903 │ │ │ │ @@ -6857,15 +6857,15 @@ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdaeq r1, {r3, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ blls 2dff0c <__read_chk@plt+0x27ab38> │ │ │ │ @ instruction: 0xf003681b │ │ │ │ bvs a6df0c <__read_chk@plt+0xa08b38> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - blx ff128254 <__read_chk@plt+0xff0c2e80> │ │ │ │ + blx fe328254 <__read_chk@plt+0xfe2c2e80> │ │ │ │ @ instruction: 0xb1284604 │ │ │ │ stccc 8, cr6, [r3], {132} @ 0x84 │ │ │ │ svclt 0x008c2c02 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ ldmdavs fp, {r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ @@ -6885,46 +6885,46 @@ │ │ │ │ @ instruction: 0xf101075a │ │ │ │ blls 2cc52c <__read_chk@plt+0x267158> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs lr, {r0, r4, r7, r9, pc}^ │ │ │ │ bvs b46514 <__read_chk@plt+0xae1140> │ │ │ │ @ instruction: 0xf686fab6 │ │ │ │ ldmdbeq r6!, {r3, r4, sl, lr}^ │ │ │ │ - blx fe3282c4 <__read_chk@plt+0xfe2c2ef0> │ │ │ │ + blx 15282c4 <__read_chk@plt+0x14c2ef0> │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ stmvs r3, {r1, r2, r3, r7, r9, pc} │ │ │ │ blcs 2f38f4 <__read_chk@plt+0x28e520> │ │ │ │ bcs dbbf0 <__read_chk@plt+0x7681c> │ │ │ │ movwcs fp, #8084 @ 0x1f94 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ blcs 92bb4 <__read_chk@plt+0x2d7e0> │ │ │ │ tstphi r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0984650 │ │ │ │ - @ instruction: 0xf897fc43 │ │ │ │ + @ instruction: 0xf897fc0b │ │ │ │ @ instruction: 0xf013311d │ │ │ │ svclt 0x00050340 │ │ │ │ @ instruction: 0xf8d74619 │ │ │ │ ldmib sp, {r7, r9, sp}^ │ │ │ │ ldmdavs r0, {r2, r4, r5, r8} │ │ │ │ teqls r5, #1, 30 │ │ │ │ bne ff086310 <__read_chk@plt+0xff020f3c> │ │ │ │ @ instruction: 0xf17c9034 │ │ │ │ - @ instruction: 0xf04ff9a7 │ │ │ │ + @ instruction: 0xf04ff917 │ │ │ │ movwcs r3, #767 @ 0x2ff │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ addvc pc, r5, pc, asr #8 │ │ │ │ andeq pc, r0, r4, asr #5 │ │ │ │ - @ instruction: 0xf9a4f0bb │ │ │ │ + @ instruction: 0xf96cf0bb │ │ │ │ addmi pc, r0, #14090240 @ 0xd70000 │ │ │ │ andcs r9, r0, #720896 @ 0xb0000 │ │ │ │ stmdavs r1!, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ bne ff338bf4 <__read_chk@plt+0xff2d3820> │ │ │ │ ldrdmi lr, [r1, -r4] │ │ │ │ @ instruction: 0xf0bc9400 │ │ │ │ - blvs ffb6a260 <__read_chk@plt+0xffb04e8c> │ │ │ │ + blvs ffb6a180 <__read_chk@plt+0xffb04dac> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldcls 7, cr8, [r0], {172} @ 0xac │ │ │ │ @ instruction: 0xf2412c01 │ │ │ │ @ instruction: 0xf7fb828c │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, ip, #1 │ │ │ │ @ instruction: 0xf0012c05 │ │ │ │ @@ -6935,49 +6935,49 @@ │ │ │ │ blls 7cdbd4 <__read_chk@plt+0x768800> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf8df806c │ │ │ │ bls 3f9908 <__read_chk@plt+0x394534> │ │ │ │ @ instruction: 0xf8df58d2 │ │ │ │ ldrbtmi r3, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf179605a │ │ │ │ - pkhtbmi pc, r2, r9, asr #21 @ │ │ │ │ + strmi pc, [r2], r9, asr #20 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ stmdals fp, {r0, r4, r5, r9, pc} │ │ │ │ - @ instruction: 0xf8a6f0bc │ │ │ │ + @ instruction: 0xf86ef0bc │ │ │ │ @ instruction: 0x46504659 │ │ │ │ - @ instruction: 0xf8c0f043 │ │ │ │ + @ instruction: 0xf888f043 │ │ │ │ ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xff04f048 │ │ │ │ + cdp2 0, 12, cr15, cr12, cr8, {2} │ │ │ │ @ instruction: 0x1608f8df │ │ │ │ andls r4, r0, r3, asr r6 │ │ │ │ @ instruction: 0x46224479 │ │ │ │ @ instruction: 0xf1762002 │ │ │ │ - @ instruction: 0xf8d7ff8d │ │ │ │ + @ instruction: 0xf8d7fefd │ │ │ │ blcs 783fc <__read_chk@plt+0x13028> │ │ │ │ @ instruction: 0xf8dfdd14 │ │ │ │ bls 3f97d4 <__read_chk@plt+0x394400> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ svclt 0x00c82b01 │ │ │ │ vhadd.u8 d18, d1, d0 │ │ │ │ andcs r8, r0, #164, 4 @ 0x4000000a │ │ │ │ @ instruction: 0xf0d94611 │ │ │ │ - strdlt pc, [r8, -pc]! @ │ │ │ │ + smlawtlt r8, r7, sl, pc @ │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ blcs 92cc4 <__read_chk@plt+0x2d8f0> │ │ │ │ ldrbhi pc, [sl, -r0] @ │ │ │ │ svcvc 0x0037f5b4 │ │ │ │ ldrthi pc, [ip], r0 @ │ │ │ │ eorshi pc, lr, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf0012c00 │ │ │ │ @ instruction: 0xf5b48455 │ │ │ │ @ instruction: 0xf0007ffb │ │ │ │ stmdals r7, {r0, r1, r2, r3, r4, r7, r9, sl, pc} │ │ │ │ - blx ff9a81da <__read_chk@plt+0xff942e06> │ │ │ │ + blx feba81da <__read_chk@plt+0xfeb42e06> │ │ │ │ svcvc 0x00faf5b4 │ │ │ │ smlabthi sp, r0, r2, pc @ │ │ │ │ mvnsvc pc, #164, 10 @ 0x29000000 │ │ │ │ svcvc 0x0082f5b3 │ │ │ │ mrshi pc, SP_fiq @ │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ sbcseq r0, r6, #1027604480 @ 0x3d400000 │ │ │ │ @@ -7114,15 +7114,15 @@ │ │ │ │ mvnshi pc, #67108864 @ 0x4000000 │ │ │ │ sha256h.32 q1, q0, │ │ │ │ @ instruction: 0xf8978641 │ │ │ │ @ instruction: 0x071b3115 │ │ │ │ ldrbhi pc, [r4, #321]! @ 0x141 @ │ │ │ │ ldrbtmi r4, [r9], #-2522 @ 0xfffff626 │ │ │ │ @ instruction: 0xf0484650 │ │ │ │ - blls 26beb8 <__read_chk@plt+0x206ae4> │ │ │ │ + blls 26bdd8 <__read_chk@plt+0x206a04> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b06384 <__read_chk@plt+0xaa0fb0> │ │ │ │ movwcc fp, #4362 @ 0x110a │ │ │ │ blcs 90fcc <__read_chk@plt+0x2bbf8> │ │ │ │ ldcge 4, cr15, [r8, #-252] @ 0xffffff04 │ │ │ │ ldc2 7, cr15, [r4, #1016]! @ 0x3f8 │ │ │ │ bmi ff4f4330 <__read_chk@plt+0xff48ef5c> │ │ │ │ @@ -7151,39 +7151,39 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrhi pc, [r6, -r1, asr #32] │ │ │ │ andcs r4, r5, #3047424 @ 0x2e8000 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #141312 @ 0x22800 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0974610 │ │ │ │ - blls 26ad54 <__read_chk@plt+0x205980> │ │ │ │ + blls 26ac74 <__read_chk@plt+0x2058a0> │ │ │ │ ldmdavs sl, {r1, r3, sl, ip, pc} │ │ │ │ ldr r9, [r5, sl, lsr #22]! │ │ │ │ bvs a86960 <__read_chk@plt+0xa2158c> │ │ │ │ @ instruction: 0xf0d14418 │ │ │ │ - stmvs r3, {r0, r2, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0012b03 │ │ │ │ stmdbvs fp!, {r1, r3, r5, r7, r9, sl, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xf864f0d1 │ │ │ │ + @ instruction: 0xf82cf0d1 │ │ │ │ stmvs r3, {r2, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf1a36a28 │ │ │ │ strtmi r0, [r0], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xf888fab8 │ │ │ │ - @ instruction: 0xf87af0d1 │ │ │ │ + @ instruction: 0xf842f0d1 │ │ │ │ andls r6, sl, fp, ror #18 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xf852f0d1 │ │ │ │ + @ instruction: 0xf81af0d1 │ │ │ │ blcs 186600 <__read_chk@plt+0x12122c> │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ andsle r0, r4, r1, lsl #18 │ │ │ │ bvs a869ac <__read_chk@plt+0xa215d8> │ │ │ │ @ instruction: 0xf0d14418 │ │ │ │ - stmvs r3, {r0, r1, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r2, r3, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0022b03 │ │ │ │ stmiavs fp!, {r0, r2, r4, r9, pc}^ │ │ │ │ addsmi r9, r3, #40960 @ 0xa000 │ │ │ │ andshi pc, r0, #134217728 @ 0x8000000 │ │ │ │ blcs 866c8 <__read_chk@plt+0x212f4> │ │ │ │ @ instruction: 0xf04fbfd4 │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ @@ -7203,102 +7203,102 @@ │ │ │ │ blls 951134 <__read_chk@plt+0x8ebd60> │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ blls 48e338 <__read_chk@plt+0x428f64> │ │ │ │ @ instruction: 0xf0022b02 │ │ │ │ blmi fe1cda6c <__read_chk@plt+0xfe168698> │ │ │ │ andcs r4, r4, #2063597568 @ 0x7b000000 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx 1286d4 <__read_chk@plt+0xc3300> │ │ │ │ + @ instruction: 0xf9caf097 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ strb r9, [fp, -sl, lsr #22] │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ - @ instruction: 0xf0d14418 │ │ │ │ - stmdacs r0, {r0, r1, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0d04418 │ │ │ │ + stmdacs r0, {r0, r1, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [r6, -r1]! │ │ │ │ bcs 4866a0 <__read_chk@plt+0x4212cc> │ │ │ │ ldrhi pc, [r2, -r1, lsl #4]! │ │ │ │ tstpvc r0, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ @ instruction: 0x07da40d3 │ │ │ │ strhi pc, [sl, -r1, asr #2]! │ │ │ │ bvs a86a5c <__read_chk@plt+0xa21688> │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - stmdbvs r3, {r0, r1, r2, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r3, {r0, r1, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ blcs 77dccc <__read_chk@plt+0x7188f8> │ │ │ │ strhi pc, [fp, #2]! │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ str r9, [r7, -sl, lsr #22]! │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe4418 │ │ │ │ @ instruction: 0x4604f85b │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ stmdbmi r9!, {r0, r1, r2, r3, r6, r8, r9, sl, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ b ff92a4c8 <__read_chk@plt+0xff8c50f4> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - @ instruction: 0xf9c4f097 │ │ │ │ + @ instruction: 0xf98cf097 │ │ │ │ strls r9, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ blls b06564 <__read_chk@plt+0xaa1190> │ │ │ │ bvs aa6138 <__read_chk@plt+0xa40d64> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - @ instruction: 0xffc6f0d0 │ │ │ │ + @ instruction: 0xff8ef0d0 │ │ │ │ stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b10 │ │ │ │ @ instruction: 0xf0012b06 │ │ │ │ blmi 178e184 <__read_chk@plt+0x1728db0> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - @ instruction: 0xf9acf097 │ │ │ │ + @ instruction: 0xf974f097 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrbt r9, [r5], sl, lsr #22 │ │ │ │ bvs ac6ae0 <__read_chk@plt+0xa6170c> │ │ │ │ blls 2fd59c <__read_chk@plt+0x2981c8> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ @ instruction: 0x4608873f │ │ │ │ ldc2l 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ strbt r9, [r5], sl, lsr #22 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - msrlt (UNDEF: 56), sp │ │ │ │ + msrlt (UNDEF: 56), r5 │ │ │ │ blcs 48676c <__read_chk@plt+0x421398> │ │ │ │ blcs 21c1c4 <__read_chk@plt+0x1b6df0> │ │ │ │ ldrbhi pc, [ip], -r1 @ │ │ │ │ andcs r4, r5, #72, 18 @ 0x120000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ b fe7aa554 <__read_chk@plt+0xfe745180> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - @ instruction: 0xf97ef097 │ │ │ │ + @ instruction: 0xf946f097 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ strb r9, [r7], sl, lsr #22 │ │ │ │ blcs d31d0 <__read_chk@plt+0x6ddfc> │ │ │ │ addhi pc, sp, r2, asr #4 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fd4418 │ │ │ │ strdls pc, [sl], -r7 │ │ │ │ @ instruction: 0xf0022800 │ │ │ │ bvs feb4d790 <__read_chk@plt+0xfeae83bc> │ │ │ │ blcs 911d4 <__read_chk@plt+0x2be00> │ │ │ │ orrshi pc, r8, r2, asr #32 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - teqplt r0, sp, ror #30 @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r5, lsr pc @ p-variant is OBSOLETE │ │ │ │ svcne 0x00da6883 │ │ │ │ svclt 0x00182b0b │ │ │ │ vpmax.s8 d18, d2, d1 │ │ │ │ stmdbvs fp!, {r0, r1, r3, r7, r8, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xff60f0d0 │ │ │ │ + @ instruction: 0xff28f0d0 │ │ │ │ stmdbvs r9!, {r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ ldmdane r0, {r0, r1, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ ldmvs sl, {r0, r1, r3, r5, r7, r8, pc} │ │ │ │ vpmin.s8 d2, d3, d0 │ │ │ │ vst4.32 {d24,d26,d28,d30}, [pc :128], r7 │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ @@ -7313,62 +7313,62 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrbhi pc, [pc, -r1, asr #32] @ │ │ │ │ andcs r4, r5, #475136 @ 0x74000 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #286720 @ 0x46000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0974610 │ │ │ │ - blls 26aacc <__read_chk@plt+0x2056f8> │ │ │ │ + blls 26a9ec <__read_chk@plt+0x205618> │ │ │ │ ldmdavs sl, {r1, r3, sl, ip, pc} │ │ │ │ ldrbt r9, [r1], -sl, lsr #22 │ │ │ │ eorseq r2, fp, ip, asr #25 │ │ │ │ ldrhteq r2, [fp], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, sp, r0, lsr #20 │ │ │ │ - andseq lr, sp, r8, asr #21 │ │ │ │ + @ instruction: 0x001de8f8 │ │ │ │ + andseq lr, sp, r0, lsr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffee11 │ │ │ │ - andseq lr, sp, r8, asr #18 │ │ │ │ + andseq lr, sp, r0, lsr #16 │ │ │ │ andeq r0, r0, r8, lsl fp │ │ │ │ subeq r0, r1, lr, lsl #31 │ │ │ │ - andseq lr, sp, ip, ror #16 │ │ │ │ - andseq lr, sp, r6, lsr #6 │ │ │ │ + andseq lr, sp, r4, asr #14 │ │ │ │ + @ instruction: 0x001de1fe │ │ │ │ eorseq r2, fp, r2, asr r5 │ │ │ │ - andseq lr, sp, r4, asr #19 │ │ │ │ - andseq lr, sp, r4, lsr #3 │ │ │ │ - andseq lr, sp, r6, ror r8 │ │ │ │ - andseq lr, sp, r6, lsr #9 │ │ │ │ - andseq lr, sp, r6, asr r6 │ │ │ │ - andseq lr, sp, r0, lsr #18 │ │ │ │ + mulseq sp, ip, r8 │ │ │ │ + andseq lr, sp, ip, ror r0 │ │ │ │ + andseq lr, sp, lr, asr #14 │ │ │ │ + andseq lr, sp, lr, ror r3 │ │ │ │ + andseq lr, sp, lr, lsr #10 │ │ │ │ + @ instruction: 0x001de7f8 │ │ │ │ blne baaa14 <__read_chk@plt+0xb45640> │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - ldc2l 1, cr15, [r8], #-472 @ 0xfffffe28 │ │ │ │ + blx ffaa8c7a <__read_chk@plt+0xffa438a6> │ │ │ │ blcc 9aaa20 <__read_chk@plt+0x94564c> │ │ │ │ ldmpl r3, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ andsvs r9, r3, r7, lsl #20 │ │ │ │ blls af4eb0 <__read_chk@plt+0xa8fadc> │ │ │ │ ldrt r9, [r4], -sl, lsl #4 │ │ │ │ msrmi CPSR_x, r7 @ │ │ │ │ strbne pc, [r0], #-964 @ 0xfffffc3c @ │ │ │ │ @ instruction: 0xf0022c00 │ │ │ │ bvs ffb4cde4 <__read_chk@plt+0xffae7a10> │ │ │ │ tstmi r3, #102400 @ 0x19000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ svclt 0x00144611 │ │ │ │ andcs r2, r3, r4 │ │ │ │ @ instruction: 0xf0d89b1f │ │ │ │ - stmdbvs fp!, {r0, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs fp!, {r0, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdage r6!, {r8, sp} │ │ │ │ rsccc pc, r4, sp, lsr #17 │ │ │ │ teqls sl, #201326592 @ 0xc000000 │ │ │ │ - @ instruction: 0xf86cf0d0 │ │ │ │ + @ instruction: 0xf834f0d0 │ │ │ │ stmdbvs sl!, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ bl 106758 <__read_chk@plt+0xa1384> │ │ │ │ stmiavs fp!, {r1, r6, r9}^ │ │ │ │ @ instruction: 0xf14107c8 │ │ │ │ blcs 8d704 <__read_chk@plt+0x28330> │ │ │ │ andcc fp, r1, #200, 30 @ 0x320 │ │ │ │ mvnshi pc, #67108865 @ 0x4000001 │ │ │ │ @@ -7381,85 +7381,85 @@ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ blls 251358 <__read_chk@plt+0x1ebf84> │ │ │ │ blls b0679c <__read_chk@plt+0xaa13c8> │ │ │ │ bvs aa5f00 <__read_chk@plt+0xa40b2c> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - mcr2 0, 5, pc, cr10, cr0, {6} @ │ │ │ │ + mrc2 0, 3, pc, cr2, cr0, {6} │ │ │ │ stmvs r3, {r5, r8, ip, sp, pc} │ │ │ │ blcs fb354 <__read_chk@plt+0x95f80> │ │ │ │ ldrthi pc, [r1], r1, asr #4 @ │ │ │ │ stmibeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ stmdals r9, {r5, r9, fp, ip, pc} │ │ │ │ ldmdbge r2!, {r0, r1, r3, r6, r9, sl, lr} │ │ │ │ ldrtls r2, [r3], -r0, lsl #12 │ │ │ │ blx 92878e <__read_chk@plt+0x8c33ba> │ │ │ │ vcge.f32 d1, d2, d4 │ │ │ │ @ instruction: 0xf0428322 │ │ │ │ blls d0de9c <__read_chk@plt+0xca8ac8> │ │ │ │ bvs a86d18 <__read_chk@plt+0xa21944> │ │ │ │ vqdmlsl.s q9, d2, d0 │ │ │ │ ldrmi r8, [r0], #-2013 @ 0xfffff823 │ │ │ │ - @ instruction: 0xf0d0922b │ │ │ │ - stmdbvs fp!, {r0, r1, r3, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf0cf922b │ │ │ │ + stmdbvs fp!, {r0, r1, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrmi r9, [r3], #-2610 @ 0xfffff5ce │ │ │ │ cmnvs fp, sl, ror #19 │ │ │ │ addmi r1, fp, #1296 @ 0x510 │ │ │ │ andshi pc, fp, r3, lsl #5 │ │ │ │ - @ instruction: 0xf916f0d0 │ │ │ │ + @ instruction: 0xf8def0d0 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ blcs 93470 <__read_chk@plt+0x2e09c> │ │ │ │ teqphi sp, #2 @ p-variant is OBSOLETE │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ @ instruction: 0xf0972004 │ │ │ │ - blls d6a948 <__read_chk@plt+0xd05574> │ │ │ │ + blls d6a868 <__read_chk@plt+0xd05494> │ │ │ │ @ instruction: 0x4648b113 │ │ │ │ - blx 1028db0 <__read_chk@plt+0xfc39dc> │ │ │ │ + @ instruction: 0xf9aef17d │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ str r9, [r9, #2858]! @ 0xb2a │ │ │ │ msrcc CPSR_x, r7 @ │ │ │ │ strle r0, [r9], #-1692 @ 0xfffff964 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - tstplt r8, sp, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstplt r8, r5, lsr #28 @ p-variant is OBSOLETE │ │ │ │ blcs 3469ec <__read_chk@plt+0x2e1618> │ │ │ │ strhi pc, [pc], #2 @ 6c7e4 <__read_chk@plt+0x7410> │ │ │ │ stmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - @ instruction: 0xf844f097 │ │ │ │ + @ instruction: 0xf80cf097 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ str r9, [sp, #2858] @ 0xb2a │ │ │ │ movwls r6, #43179 @ 0xa8ab │ │ │ │ blcs 7e078 <__read_chk@plt+0x18ca4> │ │ │ │ strthi pc, [sp], -r1, asr #32 │ │ │ │ stmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #1212416 @ 0x128000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ - @ instruction: 0xf0974610 │ │ │ │ - blls 26a8d4 <__read_chk@plt+0x205500> │ │ │ │ + @ instruction: 0xf0964610 │ │ │ │ + blls 26c7f4 <__read_chk@plt+0x207420> │ │ │ │ blls b06894 <__read_chk@plt+0xaa14c0> │ │ │ │ bvs aa5e08 <__read_chk@plt+0xa40a34> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ mcr2 7, 5, pc, cr10, cr13, {7} @ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrbthi pc, [r1], -r1, asr #32 @ │ │ │ │ ldmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmdb r0!, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - @ instruction: 0xf812f097 │ │ │ │ + @ instruction: 0xffdaf096 │ │ │ │ strls r9, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ blls b068c8 <__read_chk@plt+0xaa14f4> │ │ │ │ stmdbvs r8!, {r2, r3, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ bvs b56d1c <__read_chk@plt+0xaf1948> │ │ │ │ @ instruction: 0xf7fe4418 │ │ │ │ bvs aeaecc <__read_chk@plt+0xa85af8> │ │ │ │ stmdacs r0, {r1, r3, ip, pc} │ │ │ │ @@ -7478,37 +7478,37 @@ │ │ │ │ @ instruction: 0xf897622b │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870310 │ │ │ │ movwcs r3, #244 @ 0xf4 │ │ │ │ movwls r9, #41771 @ 0xa32b │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ str r9, [sp, #-2858]! @ 0xfffff4d6 │ │ │ │ - stc2 0, cr15, [ip, #-856] @ 0xfffffca8 │ │ │ │ + ldc2l 0, cr15, [r4], {214} @ 0xd6 │ │ │ │ @ instruction: 0x2e00b9a8 │ │ │ │ ldrbthi pc, [sl], -r1 @ │ │ │ │ stmdbne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #15335424 @ 0xea0000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0964610 │ │ │ │ - movwcs pc, #4043 @ 0xfcb @ │ │ │ │ + movwcs pc, #3987 @ 0xf93 @ │ │ │ │ blls 251514 <__read_chk@plt+0x1ec140> │ │ │ │ blls b06958 <__read_chk@plt+0xaa1584> │ │ │ │ bls 6e5d44 <__read_chk@plt+0x680970> │ │ │ │ stmdals r9, {r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf998f7fe │ │ │ │ rscle r2, r2, r0, lsl #16 │ │ │ │ ldmne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #208, 16 @ 0xd00000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0962005 │ │ │ │ - @ instruction: 0xf897ffb1 │ │ │ │ + @ instruction: 0xf897ff79 │ │ │ │ andcs r3, r0, #244 @ 0xf4 │ │ │ │ bls 25114c <__read_chk@plt+0x1ebd78> │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ ldmdavs r2, {r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ stmiavs fp!, {r2, r4, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ adcvs r2, sl, #268435456 @ 0x10000000 │ │ │ │ @@ -7519,30 +7519,30 @@ │ │ │ │ @ instruction: 0xf1084642 │ │ │ │ bl 12e954 <__read_chk@plt+0xc9580> │ │ │ │ @ instruction: 0xf8d70904 │ │ │ │ @ instruction: 0x464835d4 │ │ │ │ strvc pc, [r8], #1284 @ 0x504 │ │ │ │ blne ff0aacac <__read_chk@plt+0xff0458d8> │ │ │ │ @ instruction: 0xf0d04633 │ │ │ │ - stmiavs fp!, {r0, r1, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs fp!, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stclle 5, cr4, [ip], #268 @ 0x10c │ │ │ │ eorls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xffd4f7fb │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ @ instruction: 0xf8972205 │ │ │ │ strdcs r3, [r0], -r4 │ │ │ │ stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstpeq r4, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @ instruction: 0xf8874479 │ │ │ │ @ instruction: 0xf7f830f4 │ │ │ │ andcs lr, r4, #140, 16 @ 0x8c0000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0964610 │ │ │ │ - movwcs pc, #3949 @ 0xf6d @ │ │ │ │ + movwcs pc, #3893 @ 0xf35 @ │ │ │ │ blls 2515d0 <__read_chk@plt+0x1ec1fc> │ │ │ │ blls b06a14 <__read_chk@plt+0xaa1640> │ │ │ │ bvs ffb65c88 <__read_chk@plt+0xffb008b4> │ │ │ │ blcs 915dc <__read_chk@plt+0x2c208> │ │ │ │ andshi pc, r3, r2 │ │ │ │ blcs 935e0 <__read_chk@plt+0x2e20c> │ │ │ │ subhi pc, r3, #2 │ │ │ │ @@ -7555,15 +7555,15 @@ │ │ │ │ @ instruction: 0x065c311f │ │ │ │ ldrhi pc, [pc], #321 @ 6c9e0 <__read_chk@plt+0x760c> │ │ │ │ blcs 87890 <__read_chk@plt+0x224bc> │ │ │ │ strthi pc, [r3], #65 @ 0x41 │ │ │ │ strcs r6, [r0], #-2603 @ 0xfffff5d5 │ │ │ │ strtls r6, [fp], #-2408 @ 0xfffff698 │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - @ instruction: 0xf64fffd7 │ │ │ │ + @ instruction: 0xf64fff9f │ │ │ │ @ instruction: 0xf6c773fd │ │ │ │ strdls r7, [sp], -pc @ │ │ │ │ @ instruction: 0xf0024298 │ │ │ │ bvs accd30 <__read_chk@plt+0xa6795c> │ │ │ │ strmi r6, [fp], #-2411 @ 0xfffff695 │ │ │ │ @ instruction: 0xf0024298 │ │ │ │ bne 120dba4 <__read_chk@plt+0x11a87d0> │ │ │ │ @@ -7583,59 +7583,59 @@ │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @ instruction: 0xf8df84f0 │ │ │ │ andcs r1, r5, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ andcs lr, r4, #2752512 @ 0x2a0000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0964610 │ │ │ │ - blls 26c694 <__read_chk@plt+0x2072c0> │ │ │ │ + blls 26c5b4 <__read_chk@plt+0x2071e0> │ │ │ │ blls b06ad4 <__read_chk@plt+0xaa1700> │ │ │ │ andcs lr, r0, r6, asr r4 │ │ │ │ blx 1628aac <__read_chk@plt+0x15c36d8> │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ andls r2, sl, #0, 4 │ │ │ │ @ instruction: 0xf0439a07 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ blls af8e58 <__read_chk@plt+0xa93a84> │ │ │ │ strb r6, [r7], #-2066 @ 0xfffff7ee │ │ │ │ smmlsne ip, pc, r8, pc @ │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - blx 1fa9070 <__read_chk@plt+0x1f43c9c> │ │ │ │ + @ instruction: 0xf9ecf176 │ │ │ │ smmlscc r4, pc, r8, pc @ │ │ │ │ ldmpl r3, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8dfe602 │ │ │ │ andcs r1, r7, r0, asr r7 │ │ │ │ @ instruction: 0xf1764479 │ │ │ │ - blls 2ab474 <__read_chk@plt+0x2460a0> │ │ │ │ + blls 2ab234 <__read_chk@plt+0x245e60> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064810fe │ │ │ │ @ instruction: 0xf8d3d438 │ │ │ │ @ instruction: 0xb3ab30c0 │ │ │ │ blcc 247934 <__read_chk@plt+0x1e2560> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf892d130 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ bcs 86d458 <__read_chk@plt+0x808084> │ │ │ │ @ instruction: 0xf013d002 │ │ │ │ eorle r0, r7, lr, lsl #30 │ │ │ │ @ instruction: 0xf8d49c07 │ │ │ │ @ instruction: 0xf15800bc │ │ │ │ - movwlt pc, #36253 @ 0x8d9d @ │ │ │ │ + movwlt pc, #36197 @ 0x8d65 @ │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - ldc2 1, cr15, [r8, #352] @ 0x160 │ │ │ │ + stc2l 1, cr15, [r0, #-352]! @ 0xfffffea0 │ │ │ │ bicslt r6, fp, r3, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - ldc2 1, cr15, [r2, #352] @ 0x160 │ │ │ │ + ldc2l 1, cr15, [sl, #-352] @ 0xfffffea0 │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [fp], ip, rrx │ │ │ │ blls 261f54 <__read_chk@plt+0x1fcb80> │ │ │ │ ldmib r3, {r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf167122f │ │ │ │ - cmpplt r8, r1, ror #18 @ p-variant is OBSOLETE │ │ │ │ + cmpplt r8, r9, lsr #18 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, lr, r7, r8 @ │ │ │ │ orreq pc, r0, #35 @ 0x23 │ │ │ │ rscscc pc, lr, r7, lsl #17 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x36c4f8df │ │ │ │ @@ -7653,15 +7653,15 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrbthi pc, [lr], #65 @ 0x41 @ │ │ │ │ @ instruction: 0x1690f8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ svc 0x009cf7f7 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - mrc2 0, 3, pc, cr14, cr6, {4} │ │ │ │ + mcr2 0, 2, pc, cr6, cr6, {4} @ │ │ │ │ strls r9, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ blls b06bf0 <__read_chk@plt+0xaa181c> │ │ │ │ bllt ff2aab88 <__read_chk@plt+0xff2457b4> │ │ │ │ andcs r6, r0, #1753088 @ 0x1ac000 │ │ │ │ ldrmi r6, [r1], -r8, lsr #20 │ │ │ │ @ instruction: 0xf00b4418 │ │ │ │ movwcs pc, #2903 @ 0xb57 @ │ │ │ │ @@ -7699,36 +7699,36 @@ │ │ │ │ stc2l 7, cr15, [r4, #1012]! @ 0x3f4 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7ff9b2a │ │ │ │ @ instruction: 0xf8dfbb79 │ │ │ │ ldrdcs r1, [r7], -r4 │ │ │ │ @ instruction: 0xf1764479 │ │ │ │ - stmdals r0!, {r0, r2, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r0!, {r0, r2, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ mrrc2 7, 15, pc, sl, cr13 @ │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7ff9b2a │ │ │ │ @ instruction: 0xf0d6bb69 │ │ │ │ - teqplt r8, r7, asr #22 @ p-variant is OBSOLETE │ │ │ │ + teqplt r8, pc, lsl #22 @ p-variant is OBSOLETE │ │ │ │ ldmdbls r0, {r0, r3, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9809 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorshi pc, r7, #66 @ 0x42 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fd4418 │ │ │ │ @ instruction: 0x4604fc91 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ @ instruction: 0xf8df84fe │ │ │ │ andcs r1, r5, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0xf7f74479 │ │ │ │ andcs lr, r4, #24, 30 @ 0x60 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0964610 │ │ │ │ - blls 26c470 <__read_chk@plt+0x20709c> │ │ │ │ + blls 26c390 <__read_chk@plt+0x206fbc> │ │ │ │ ldmdavs sl, {r1, r3, sl, ip, pc} │ │ │ │ @ instruction: 0xf7ff9b2a │ │ │ │ bvs b5b9a4 <__read_chk@plt+0xaf65d0> │ │ │ │ stmdbvs r8!, {r0, r2, r3, r5, r8, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7fd4418 │ │ │ │ bvs b6cb28 <__read_chk@plt+0xb07754> │ │ │ │ stmdacs r0, {r1, r3, ip, pc} │ │ │ │ @@ -7756,30 +7756,30 @@ │ │ │ │ blls 48e920 <__read_chk@plt+0x42954c> │ │ │ │ vqdmulh.s d18, d1, d1 │ │ │ │ @ instruction: 0xf8df873e │ │ │ │ andcs r1, r5, #4, 10 @ 0x1000000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ mcr 7, 6, pc, cr12, cr7, {7} @ │ │ │ │ strmi r2, [r1], -r5, lsl #4 │ │ │ │ - @ instruction: 0xf0374630 │ │ │ │ - blls 26ad54 <__read_chk@plt+0x205980> │ │ │ │ + @ instruction: 0xf0364630 │ │ │ │ + blls 26cc74 <__read_chk@plt+0x2078a0> │ │ │ │ andsvs r2, sl, r0, lsl #4 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0xf7ff9b2a │ │ │ │ @ instruction: 0xf8dfbaf1 │ │ │ │ ldrbtmi r2, [sl], #-1236 @ 0xfffffb2c │ │ │ │ svclt 0x0073f7fe │ │ │ │ strbcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ andcs r1, r2, ip, asr #9 │ │ │ │ @ instruction: 0xf1764479 │ │ │ │ - @ instruction: 0xf8dff91d │ │ │ │ + @ instruction: 0xf8dff88d │ │ │ │ bls 3fa06c <__read_chk@plt+0x394c98> │ │ │ │ movwls r5, #35027 @ 0x88d3 │ │ │ │ movwcs r4, #1562 @ 0x61a │ │ │ │ ldmdavs r2, {r0, r2, r3, r4, r8, r9, ip, pc} │ │ │ │ andsvs r9, r3, r7, lsl #4 │ │ │ │ svclt 0x006ef7fe │ │ │ │ strtcs pc, [ip], #2271 @ 0x8df │ │ │ │ @@ -7797,65 +7797,65 @@ │ │ │ │ @ instruction: 0xf8dfe7d3 │ │ │ │ ldrbtmi r2, [sl], #-1172 @ 0xfffffb6c │ │ │ │ svclt 0x003ff7fe │ │ │ │ strcs pc, [ip], #2271 @ 0x8df │ │ │ │ @ instruction: 0xe7ca447a │ │ │ │ movwcc r9, #6918 @ 0x1b06 │ │ │ │ @ instruction: 0xf0969306 │ │ │ │ - @ instruction: 0xf09dfc9f │ │ │ │ - @ instruction: 0xf040fde1 │ │ │ │ - blls 2ac96c <__read_chk@plt+0x247598> │ │ │ │ + @ instruction: 0xf09dfc67 │ │ │ │ + @ instruction: 0xf040fda9 │ │ │ │ + blls 2ac88c <__read_chk@plt+0x2474b8> │ │ │ │ ldmdavs fp, {r0, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - mcr2 1, 6, pc, cr0, cr10, {3} @ │ │ │ │ + mrc2 1, 1, pc, cr0, cr10, {3} │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ tstpne r7, #64, 4 @ p-variant is OBSOLETE │ │ │ │ movweq pc, #708 @ 0x2c4 @ │ │ │ │ @ instruction: 0xf001459a │ │ │ │ blls 24e0e0 <__read_chk@plt+0x1e8d0c> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b06e6c <__read_chk@plt+0xaa1a98> │ │ │ │ blt fe32ae04 <__read_chk@plt+0xfe2c5a30> │ │ │ │ movwcc r9, #6918 @ 0x1b06 │ │ │ │ @ instruction: 0xf05b9306 │ │ │ │ - @ instruction: 0xf897fc8b │ │ │ │ + @ instruction: 0xf897fc53 │ │ │ │ andcs r3, r2, #244 @ 0xf4 │ │ │ │ bls 25167c <__read_chk@plt+0x1ec2a8> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ blls af5228 <__read_chk@plt+0xa8fe54> │ │ │ │ tstls sl, r2, lsl r8 │ │ │ │ blt 1e2ae2c <__read_chk@plt+0x1dc5a58> │ │ │ │ movwcc r9, #6918 @ 0x1b06 │ │ │ │ @ instruction: 0xf0d69306 │ │ │ │ - stmdacs r0, {r0, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ bls 6e1134 <__read_chk@plt+0x67bd60> │ │ │ │ stmdals r9, {r4, r8, fp, ip, pc} │ │ │ │ mrc2 7, 7, pc, cr2, cr13, {7} │ │ │ │ stmdals r7, {r0, r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - stc2 0, cr15, [r4, #-260]! @ 0xfffffefc │ │ │ │ + stc2l 0, cr15, [ip], #260 @ 0x104 │ │ │ │ @ instruction: 0x1e9a69eb │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf14006d9 │ │ │ │ blls b4e4a4 <__read_chk@plt+0xae90d0> │ │ │ │ svclt 0x00a84293 │ │ │ │ @ instruction: 0x932b4613 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ svclt 0x0082f7fe │ │ │ │ msrcc CPSR_x, r7 @ │ │ │ │ ldrtmi r2, [r1], r0, lsl #12 │ │ │ │ @ instruction: 0xf53f0698 │ │ │ │ bvs a96f50 <__read_chk@plt+0xa31b7c> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - blx 2291ca <__read_chk@plt+0x1c3df6> │ │ │ │ + blx ff4291c8 <__read_chk@plt+0xff3c3df4> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmvs r3, {r2, r3, r5, fp, sp, pc} │ │ │ │ movweq pc, #45475 @ 0xb1a3 @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ movwls r0, #55643 @ 0xd95b │ │ │ │ stmdalt r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb12b9b0f │ │ │ │ @@ -7888,15 +7888,15 @@ │ │ │ │ tstls r0, r4, lsr r9 │ │ │ │ stmdbvs r9!, {r0, r1, r9, sl, fp, ip}^ │ │ │ │ andcs fp, r0, r4, lsl pc │ │ │ │ @ instruction: 0xf7fb4608 │ │ │ │ stmdbvs fp!, {r0, r2, r3, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x61ab6a28 │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - stmiavs fp!, {r0, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs fp!, {r0, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r3, r5, r8, sp, lr} │ │ │ │ addmi fp, r3, #168, 30 @ 0x2a0 │ │ │ │ andcs fp, r1, ip, asr #31 │ │ │ │ blcs 74f3c <__read_chk@plt+0xfb68> │ │ │ │ andcs fp, r0, ip, lsl #30 │ │ │ │ andeq pc, r1, r0 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @@ -7929,15 +7929,15 @@ │ │ │ │ @ instruction: 0xfffff36b │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #1 │ │ │ │ ldrdcc lr, [r7], -r5 │ │ │ │ @ instruction: 0xf0012c6c │ │ │ │ ldrmi r8, [r8], #-1012 @ 0xfffffc0c │ │ │ │ - stc2l 0, cr15, [sl], #832 @ 0x340 │ │ │ │ + ldc2 0, cr15, [r2], #832 @ 0x340 │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ addsmi r4, r8, #6291456 @ 0x600000 │ │ │ │ strbhi pc, [r3, #1]! @ │ │ │ │ andmi lr, r7, #3489792 @ 0x354000 │ │ │ │ adcmi r1, r3, #536576 @ 0x83000 │ │ │ │ strbhi pc, [r4, #705]! @ 0x2c1 @ │ │ │ │ @@ -7956,20 +7956,20 @@ │ │ │ │ @ instruction: 0x912bb931 │ │ │ │ smlalsne pc, r4, r7, r8 @ │ │ │ │ tstpeq r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r7, lsl #17 │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ ldmdblt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbge r6!, {sp} │ │ │ │ - @ instruction: 0xf8daf0bb │ │ │ │ + @ instruction: 0xf8a2f0bb │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ ldmvs sl, {r3, r5, r9, fp, sp, lr} │ │ │ │ bne fe753d30 <__read_chk@plt+0xfe6ee95c> │ │ │ │ ldrmi r9, [r8], #-826 @ 0xfffffcc6 │ │ │ │ - stc2 0, cr15, [r8, #-832]! @ 0xfffffcc0 │ │ │ │ + ldc2l 0, cr15, [r0], #832 @ 0x340 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blls e8ed00 <__read_chk@plt+0xe2992c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf89d871f │ │ │ │ blcs 793d8 <__read_chk@plt+0x14004> │ │ │ │ ldrhi pc, [ip, -r0] │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @@ -8048,76 +8048,76 @@ │ │ │ │ @ instruction: 0xf897bee7 │ │ │ │ @ instruction: 0x071830f4 │ │ │ │ mcrge 5, 3, pc, cr6, cr14, {1} @ │ │ │ │ movwls r2, #62208 @ 0xf300 │ │ │ │ mrclt 7, 3, APSR_nzcv, cr15, cr14, {7} │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ - blx feea9404 <__read_chk@plt+0xfee44030> │ │ │ │ + blx fe0a9404 <__read_chk@plt+0xfe044030> │ │ │ │ @ instruction: 0xf0974650 │ │ │ │ - @ instruction: 0xf8d7fb3d │ │ │ │ + @ instruction: 0xf8d7fb05 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf09660da │ │ │ │ - @ instruction: 0xf7fefaaf │ │ │ │ + @ instruction: 0xf7fefa77 │ │ │ │ svclt 0x0000bef2 │ │ │ │ - andseq lr, sp, r6, lsr #16 │ │ │ │ + @ instruction: 0x001de6fe │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ - andseq lr, sp, r6, asr #2 │ │ │ │ - andseq lr, sp, r8, asr #7 │ │ │ │ - andseq lr, sp, r2, lsl r5 │ │ │ │ - mulseq sp, r8, lr │ │ │ │ - andseq lr, sp, r0, lsl r2 │ │ │ │ + andseq lr, sp, lr, lsl r0 │ │ │ │ + andseq lr, sp, r0, lsr #5 │ │ │ │ + andseq lr, sp, sl, ror #7 │ │ │ │ + andseq sp, sp, r0, ror sp │ │ │ │ + andseq lr, sp, r8, ror #1 │ │ │ │ @ instruction: 0xffffaf05 │ │ │ │ - @ instruction: 0x001de4bc │ │ │ │ - andseq lr, sp, r4, lsl #6 │ │ │ │ - andseq lr, sp, lr, asr #8 │ │ │ │ + mulseq sp, r4, r3 │ │ │ │ + @ instruction: 0x001de1dc │ │ │ │ + andseq lr, sp, r6, lsr #6 │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ - andseq lr, sp, r0, ror r4 │ │ │ │ + andseq lr, sp, r8, asr #6 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq lr, sp, r2, ror #7 │ │ │ │ - @ instruction: 0x001de2d4 │ │ │ │ - andseq lr, sp, r8, asr #1 │ │ │ │ + @ instruction: 0x001de2ba │ │ │ │ + andseq lr, sp, ip, lsr #3 │ │ │ │ + andseq sp, sp, r0, lsr #31 │ │ │ │ ldrdeq r0, [r1], #-42 @ 0xffffffd6 │ │ │ │ - andseq sp, sp, lr, lsl #24 │ │ │ │ - andseq sp, sp, sl, lsl r9 │ │ │ │ - andseq sp, sp, r4, lsl #19 │ │ │ │ - andseq sp, sp, r8, lsr #19 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq sp, sp, r8, asr #18 │ │ │ │ + andseq sp, sp, r6, ror #21 │ │ │ │ + @ instruction: 0x001dd7f2 │ │ │ │ + andseq sp, sp, ip, asr r8 │ │ │ │ + andseq sp, sp, r0, lsl #17 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq sp, sp, r0, lsr #16 │ │ │ │ + andseq sp, sp, ip, ror #15 │ │ │ │ + @ instruction: 0x001dd7d0 │ │ │ │ + andseq sp, sp, r0, lsl #15 │ │ │ │ + andseq sp, sp, sl, lsl r8 │ │ │ │ + @ instruction: 0x001dd7d6 │ │ │ │ + mulseq sp, sl, r7 │ │ │ │ + @ instruction: 0x001dd7d4 │ │ │ │ andseq sp, sp, r4, lsl r9 │ │ │ │ - @ instruction: 0x001dd8f8 │ │ │ │ - andseq sp, sp, r8, lsr #17 │ │ │ │ - andseq sp, sp, r2, asr #18 │ │ │ │ - @ instruction: 0x001dd8fe │ │ │ │ - andseq sp, sp, r2, asr #17 │ │ │ │ - @ instruction: 0x001dd8fc │ │ │ │ - andseq sp, sp, ip, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #30 │ │ │ │ andscs sl, sp, #992 @ 0x3e0 │ │ │ │ @ instruction: 0x463021ff │ │ │ │ ldm r2!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4658213e │ │ │ │ - blx 829364 <__read_chk@plt+0x7c3f90> │ │ │ │ + @ instruction: 0xf9e6f042 │ │ │ │ ldrbmi r2, [r8], -lr, lsr #2 │ │ │ │ - blx 72936c <__read_chk@plt+0x6c3f98> │ │ │ │ + @ instruction: 0xf9e2f042 │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf0424658 │ │ │ │ - tstpcs sp, r3, lsl sl @ p-variant is OBSOLETE │ │ │ │ + ldrdcs pc, [sp, -fp] │ │ │ │ @ instruction: 0xf0424658 │ │ │ │ - tstpcs sl, pc, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + ldrdcs pc, [sl, -r7] │ │ │ │ @ instruction: 0xf0424658 │ │ │ │ - ldrbmi pc, [r8], -fp, lsl #20 @ │ │ │ │ + @ instruction: 0x4658f9d3 │ │ │ │ tstpne r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ - blx 1a9398 <__read_chk@plt+0x143fc4> │ │ │ │ + @ instruction: 0xf9ccf042 │ │ │ │ @ instruction: 0x4658213c │ │ │ │ - blx a93a0 <__read_chk@plt+0x43fcc> │ │ │ │ + @ instruction: 0xf9c8f042 │ │ │ │ ldrbmi r2, [r8], -ip, lsr #2 │ │ │ │ - @ instruction: 0xf9fcf042 │ │ │ │ + @ instruction: 0xf9c4f042 │ │ │ │ blcs 88250 <__read_chk@plt+0x22e7c> │ │ │ │ bicshi pc, r0, r0, asr #32 │ │ │ │ blcs d3eec <__read_chk@plt+0x6eb18> │ │ │ │ subhi pc, r7, #0, 4 │ │ │ │ strcs r9, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ ldrdne pc, [r4], -fp │ │ │ │ ldclcs 8, cr15, [ip], #-892 @ 0xfffffc84 │ │ │ │ @@ -8140,26 +8140,26 @@ │ │ │ │ mulcc r0, fp, r8 │ │ │ │ movweq pc, #13154 @ 0x3362 @ │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ msrcc CPSR_x, r7 @ │ │ │ │ strle r0, [r9], #-1691 @ 0xfffff965 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d04418 │ │ │ │ - @ instruction: 0xb118f8bd │ │ │ │ + tstplt r8, r5, lsl #17 @ p-variant is OBSOLETE │ │ │ │ blcs 34752c <__read_chk@plt+0x2e2158> │ │ │ │ ldrbhi pc, [r9, #0]! @ │ │ │ │ ldccc 8, cr15, [r8], {223} @ 0xdf │ │ │ │ ldrbtne pc, [r7], #576 @ 0x240 @ │ │ │ │ ldrbmi r2, [r8], -sp, asr #2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ stccc 8, cr15, [r8], {223} @ 0xdf │ │ │ │ rscsne pc, r7, #64, 4 │ │ │ │ @ instruction: 0xf042447b │ │ │ │ - @ instruction: 0xf7faf903 │ │ │ │ + @ instruction: 0xf7faf8cb │ │ │ │ stmdacs r0, {r0, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [r9, #-64] @ 0xffffffc0 │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ smlalscs pc, sl, sp, r8 @ │ │ │ │ mvnseq pc, #3 │ │ │ │ andseq pc, r7, #2 │ │ │ │ rscscs pc, sl, sp, lsl #17 │ │ │ │ @@ -8167,91 +8167,91 @@ │ │ │ │ rscscc pc, r9, sp, lsl #17 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ teqcs ip, r2, lsr #12 │ │ │ │ blcs 8fecd8 <__read_chk@plt+0x899904> │ │ │ │ @ instruction: 0xf023bf04 │ │ │ │ @ instruction: 0xf88b03f0 │ │ │ │ @ instruction: 0xf0423000 │ │ │ │ - msrcs CPSR_fs, r9, lsr #18 │ │ │ │ + strdcs pc, [ip, -r1]! │ │ │ │ ldrbmi r4, [r8], -r2, lsr #12 │ │ │ │ - @ instruction: 0xf924f042 │ │ │ │ + @ instruction: 0xf8ecf042 │ │ │ │ msrcc CPSR_xc, r7 @ │ │ │ │ @ instruction: 0xf1000659 │ │ │ │ bvs a8e5bc <__read_chk@plt+0xa291e8> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - @ instruction: 0xf878f0d0 │ │ │ │ + @ instruction: 0xf840f0d0 │ │ │ │ stmvs r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ bvs a8de1c <__read_chk@plt+0xa28a48> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - @ instruction: 0xf86ef0d0 │ │ │ │ + @ instruction: 0xf836f0d0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmvs r2, {r0, r3, r4, r5, r8, r9, pc} │ │ │ │ vpmin.s8 d2, d0, d0 │ │ │ │ vst2.8 {d24-d27}, [pc :256], r5 │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ sbcsmi r0, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf14007da │ │ │ │ bvs a8e08c <__read_chk@plt+0xa28cb8> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - @ instruction: 0xf85af0d0 │ │ │ │ + @ instruction: 0xf822f0d0 │ │ │ │ stmvs r3, {r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b10 │ │ │ │ svclt 0x00082b06 │ │ │ │ strbtcs pc, [pc], #576 @ 6d3f0 <__read_chk@plt+0x801c> @ │ │ │ │ nophi {0} │ │ │ │ blcc 14ab774 <__read_chk@plt+0x14463a0> │ │ │ │ ldrbtcs pc, [r1], #576 @ 0x240 @ │ │ │ │ @ instruction: 0x4658213e │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ blcc 10ab788 <__read_chk@plt+0x10463b4> │ │ │ │ rscscs pc, r1, #64, 4 │ │ │ │ @ instruction: 0xf042447b │ │ │ │ - @ instruction: 0x4622f89b │ │ │ │ + strtmi pc, [r2], -r3, ror #16 │ │ │ │ ldrbmi r2, [r8], -lr, lsr #2 │ │ │ │ - @ instruction: 0xf8dcf042 │ │ │ │ + @ instruction: 0xf8a4f042 │ │ │ │ msrcc CPSR_xc, r7 @ │ │ │ │ @ instruction: 0xf100065b │ │ │ │ ldrtcs r8, [r4], #964 @ 0x3c4 │ │ │ │ tstls sl, #201326592 @ 0xc000000 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ ldrbmi r2, [r8], -sp, lsl #2 │ │ │ │ @ instruction: 0xf9b34423 │ │ │ │ @ instruction: 0xf0422008 │ │ │ │ - @ instruction: 0xf8dbf8cb │ │ │ │ + @ instruction: 0xf8dbf893 │ │ │ │ tstcs sl, r4 │ │ │ │ strtmi r4, [r3], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0x2008f9b3 │ │ │ │ - @ instruction: 0xf8c2f042 │ │ │ │ + @ instruction: 0xf88af042 │ │ │ │ @ instruction: 0xf8d79b06 │ │ │ │ blcs 75e5c <__read_chk@plt+0x10a88> │ │ │ │ sbcshi pc, r4, r0, asr #32 │ │ │ │ @ instruction: 0x463168d3 │ │ │ │ stcls 8, cr9, [r6], {24} │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ andls r6, r1, r2, asr r8 │ │ │ │ strls r4, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ - ldc2l 0, cr15, [r2, #260]! @ 0x104 │ │ │ │ + ldc2 0, cr15, [sl, #260]! @ 0x104 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ orreq pc, r2, #100, 6 @ 0x90000001 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ tstls r8, #201326592 @ 0xc000000 │ │ │ │ blcs 940b0 <__read_chk@plt+0x2ecdc> │ │ │ │ stclge 4, cr15, [pc, #-504]! @ 6d298 <__read_chk@plt+0x7ec4> │ │ │ │ bvs b47a34 <__read_chk@plt+0xae2660> │ │ │ │ ldrmi r9, [r8], #-3593 @ 0xfffff1f7 │ │ │ │ - @ instruction: 0xfffcf0cf │ │ │ │ + @ instruction: 0xffc4f0cf │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ andls sl, sl, r2, ror sp │ │ │ │ ldcllt 7, cr15, [r8, #-1016]! @ 0xfffffc08 │ │ │ │ blx 17ab494 <__read_chk@plt+0x17460c0> │ │ │ │ stcllt 7, cr15, [r3, #-1016] @ 0xfffffc08 │ │ │ │ @ instruction: 0xf177a82f │ │ │ │ - strmi pc, [r2], r1, lsr #31 │ │ │ │ + pkhbtmi pc, r2, r1, lsl #30 @ │ │ │ │ stcllt 7, cr15, [r9, #1016] @ 0x3f8 │ │ │ │ blcs c776c <__read_chk@plt+0x62398> │ │ │ │ mrshi pc, LR_svc @ │ │ │ │ blcs 94104 <__read_chk@plt+0x2ed30> │ │ │ │ teqphi r0, #0 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ @@ -8279,15 +8279,15 @@ │ │ │ │ mrshi pc, (UNDEF: 3) @ │ │ │ │ bcc aab8ac <__read_chk@plt+0xa464d8> │ │ │ │ ldmpl r2, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ stclt 7, cr15, [r1, #1016] @ 0x3f8 │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xf43f429c │ │ │ │ stmdals r7, {r0, r3, r4, r5, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0xf9a8f041 │ │ │ │ + @ instruction: 0xf970f041 │ │ │ │ svcvc 0x003ef5b4 │ │ │ │ mrcge 7, 6, APSR_nzcv, cr7, cr14, {1} │ │ │ │ ldrbcs pc, [lr], #676 @ 0x2a4 @ │ │ │ │ @ instruction: 0xf63e2c1a │ │ │ │ movwge sl, #11986 @ 0x2ed2 │ │ │ │ eormi pc, r4, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsr #8] │ │ │ │ @@ -8317,55 +8317,55 @@ │ │ │ │ @ instruction: 0xffffed9b │ │ │ │ @ instruction: 0xffffed9b │ │ │ │ @ instruction: 0xffffed9b │ │ │ │ @ instruction: 0xffffeef3 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ @ instruction: 0xf0d5bc03 │ │ │ │ - blls 6ecbe4 <__read_chk@plt+0x687810> │ │ │ │ + blls 6ecb04 <__read_chk@plt+0x687730> │ │ │ │ blx fec7e244 <__read_chk@plt+0xfec18e70> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ ldcllt 7, cr15, [r3, #-1016] @ 0xfffffc08 │ │ │ │ stmdbcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r2, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ stclt 7, cr15, [r1, #-1016]! @ 0xfffffc08 │ │ │ │ @ instruction: 0xf1b39b09 │ │ │ │ svclt 0x00180800 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldclt 7, cr15, [r5], {254} @ 0xfe │ │ │ │ movwcs r9, #14343 @ 0x3807 │ │ │ │ @ instruction: 0xf04160d3 │ │ │ │ - @ instruction: 0xf8d7f943 │ │ │ │ + @ instruction: 0xf8d7f90b │ │ │ │ ldcls 2, cr2, [r8], {128} @ 0x80 │ │ │ │ @ instruction: 0x46584631 │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strcs r9, [r0], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf0419400 │ │ │ │ - @ instruction: 0xf897fd17 │ │ │ │ + @ instruction: 0xf897fcdf │ │ │ │ andcs r3, r1, #244 @ 0xf4 │ │ │ │ orreq pc, r2, #100, 6 @ 0x90000001 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf04060da │ │ │ │ - ldr pc, [sp, -r9, lsr #21] │ │ │ │ + @ instruction: 0xe71dfa71 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ cmpcs r5, r1, lsl #4 │ │ │ │ vmin.u32 q10, q1, q4 │ │ │ │ @ instruction: 0xf88b0303 │ │ │ │ @ instruction: 0xf89d3000 │ │ │ │ vqadd.s8 , q8, q12 │ │ │ │ @ instruction: 0xf02322da │ │ │ │ @ instruction: 0xf88d0302 │ │ │ │ @ instruction: 0xf8df30f8 │ │ │ │ ldrbtmi r3, [fp], #-2292 @ 0xfffff70c │ │ │ │ movwcs r9, #8960 @ 0x2300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-2284 @ 0xfffff714 │ │ │ │ - @ instruction: 0xff66f041 │ │ │ │ + @ instruction: 0xff2ef041 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdbvs fp!, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ ldrhtcc pc, [r8], #141 @ 0x8d @ │ │ │ │ bicvs pc, r1, #587202560 @ 0x23000000 │ │ │ │ rscscc pc, r8, sp, lsr #17 │ │ │ │ @ instruction: 0xf844f7fd │ │ │ │ @@ -8373,15 +8373,15 @@ │ │ │ │ @ instruction: 0xf8df83ab │ │ │ │ ldrbtmi r3, [fp], #-2244 @ 0xfffff73c │ │ │ │ strcs r9, [r8], #-768 @ 0xfffffd00 │ │ │ │ ldmcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strls r2, [r1], #-321 @ 0xfffffebf │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ rsccs pc, sl, #64, 4 │ │ │ │ - @ instruction: 0xff46f041 │ │ │ │ + @ instruction: 0xff0ef041 │ │ │ │ vst3.8 {d25-d27}, [pc :64], sl │ │ │ │ @ instruction: 0xe6b374f0 │ │ │ │ @ instruction: 0xf94cf7fa │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ msrhi CPSR_, r0 │ │ │ │ ldmvs fp, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -8415,15 +8415,15 @@ │ │ │ │ andeq pc, r3, #-1946157055 @ 0x8c000001 │ │ │ │ andcs pc, r0, fp, lsl #17 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ @ instruction: 0xf8df22da │ │ │ │ ldrbtmi r3, [fp], #-2088 @ 0xfffff7d8 │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ ldrbtmi r3, [fp], #-2084 @ 0xfffff7dc │ │ │ │ - cdp2 0, 15, cr15, cr2, cr1, {2} │ │ │ │ + cdp2 0, 11, cr15, cr10, cr1, {2} │ │ │ │ @ instruction: 0xf8fcf7fa │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmiavs fp!, {r0, r1, r2, r4, r5, r6, r7, r8, pc} │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ @ instruction: 0xf89781e8 │ │ │ │ ldreq r3, [fp], r2, lsr #2 │ │ │ │ ldrbthi pc, [r8], #320 @ 0x140 @ │ │ │ │ @@ -8435,64 +8435,64 @@ │ │ │ │ vst1.64 {d19}, [pc :256], r0 │ │ │ │ ldrbtmi r7, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ movwcs r9, #8960 @ 0x2300 │ │ │ │ strtmi r9, [r2], -r1, lsl #6 │ │ │ │ ubfxcc pc, pc, #17, #1 │ │ │ │ @ instruction: 0x4658213c │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - ldrbmi pc, [r8], -fp, asr #29 @ │ │ │ │ + @ instruction: 0x4658fe93 │ │ │ │ @ instruction: 0x212c4622 │ │ │ │ - @ instruction: 0xff0cf041 │ │ │ │ + cdp2 0, 13, cr15, cr4, cr1, {2} │ │ │ │ msrcc CPSR_xc, r7 @ │ │ │ │ @ instruction: 0xf1010658 │ │ │ │ ldrtcs r8, [r4], #349 @ 0x15d │ │ │ │ tstls sl, #201326592 @ 0xc000000 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - tstplt r8, sp, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstplt r8, r5, lsr #28 @ p-variant is OBSOLETE │ │ │ │ blcs 1c79ec <__read_chk@plt+0x162618> │ │ │ │ rscshi pc, r8, r0 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - msrlt R8_fiq, r3 │ │ │ │ + msrlt R8_fiq, fp │ │ │ │ blcs 487a00 <__read_chk@plt+0x42262c> │ │ │ │ blcs 21d458 <__read_chk@plt+0x1b8084> │ │ │ │ rsbhi pc, sl, #0 │ │ │ │ @ instruction: 0xf8b2f7fa │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf89d84ca │ │ │ │ @ instruction: 0xf02330f8 │ │ │ │ @ instruction: 0xf88d0308 │ │ │ │ bvs a79bf4 <__read_chk@plt+0xa14820> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - cdp2 0, 3, cr15, cr12, cr15, {6} │ │ │ │ + cdp2 0, 0, cr15, cr4, cr15, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmvs r2, {r2, r6, r7, pc} │ │ │ │ vpmin.s8 d2, d0, d0 │ │ │ │ vst4. {d24-d27}, [pc], r0 │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ sbcsmi r0, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf14007db │ │ │ │ bvs a8db1c <__read_chk@plt+0xa28748> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - cdp2 0, 2, cr15, cr8, cr15, {6} │ │ │ │ + ldc2l 0, cr15, [r0, #828]! @ 0x33c │ │ │ │ stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b10 │ │ │ │ @ instruction: 0xf0002b06 │ │ │ │ @ instruction: 0xf8df80ac │ │ │ │ teqcs lr, ip, lsr r7 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-753 @ 0xfffffd0f │ │ │ │ movwcs r9, #41728 @ 0xa300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-1836 @ 0xfffff8d4 │ │ │ │ - cdp2 0, 6, cr15, cr14, cr1, {2} │ │ │ │ + cdp2 0, 3, cr15, cr6, cr1, {2} │ │ │ │ @ instruction: 0x212e4658 │ │ │ │ rscscs pc, r1, #64, 4 │ │ │ │ - cdp2 0, 10, cr15, cr14, cr1, {2} │ │ │ │ + cdp2 0, 7, cr15, cr6, cr1, {2} │ │ │ │ msrcc CPSR_xc, r7 @ │ │ │ │ @ instruction: 0xf1010658 │ │ │ │ @ instruction: 0xf7fa8554 │ │ │ │ tstplt r8, sp, ror #16 @ p-variant is OBSOLETE │ │ │ │ blcs 8833c <__read_chk@plt+0x22f68> │ │ │ │ tstphi r2, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf866f7fa │ │ │ │ @@ -8510,27 +8510,27 @@ │ │ │ │ @ instruction: 0x36d0f8df │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4872 @ 0x1308 │ │ │ │ @ instruction: 0xf8df2141 │ │ │ │ ldrbmi r3, [r8], -r8, asr #13 │ │ │ │ sbcscs pc, r2, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - str pc, [r5, #3637]! @ 0xe35 │ │ │ │ + str pc, [r5, #3581]! @ 0xdfd │ │ │ │ ssatcc pc, #25, pc, asr #17 @ │ │ │ │ eorsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4658213e │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ ssatcc pc, #9, pc, asr #17 @ │ │ │ │ ldrtvc pc, [lr], #-1103 @ 0xfffffbb1 @ │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0xf44ffe23 │ │ │ │ + @ instruction: 0xf44ffdeb │ │ │ │ cmncs r3, lr, lsr r2 │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - str pc, [r0, #3683] @ 0xe63 │ │ │ │ + str pc, [r0, #3627] @ 0xe2b │ │ │ │ blcs 94554 <__read_chk@plt+0x2f180> │ │ │ │ eorhi pc, r7, #0 │ │ │ │ @ instruction: 0xf8979b08 │ │ │ │ ldmdavs fp, {r2, r4, r5, r6, r7, sp} │ │ │ │ andeq pc, r8, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r7, lsl #17 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -8580,85 +8580,85 @@ │ │ │ │ ldrbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ eorsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4658213e │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ strbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0xf44ffda9 │ │ │ │ + @ instruction: 0xf44ffd71 │ │ │ │ cmncs r3, lr, lsr r2 │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - msrcs CPSR_fsx, r9, ror #27 │ │ │ │ + msrcs CPSR_fsx, r1 @ │ │ │ │ eorsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - @ instruction: 0xf897fde3 │ │ │ │ + @ instruction: 0xf897fdab │ │ │ │ ldrbeq r3, [r9], -r3, lsr #2 │ │ │ │ mrcge 5, 7, APSR_nzcv, cr11, cr15, {3} │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ eorsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - usat pc, #16, r5, asr #27 @ │ │ │ │ + usat pc, #16, sp, lsl #27 @ │ │ │ │ ldrtvc pc, [fp], #-1103 @ 0xfffffbb1 @ │ │ │ │ @ instruction: 0xff96f7f9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8189 │ │ │ │ strtmi r3, [r2], -r0, lsl #11 │ │ │ │ @ instruction: 0x4658213e │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ ldrbcc pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0x4622fd79 │ │ │ │ + strtmi pc, [r2], -r1, asr #26 │ │ │ │ @ instruction: 0x46582176 │ │ │ │ - ldc2 0, cr15, [sl, #260]! @ 0x104 │ │ │ │ + stc2 0, cr15, [r2, #260] @ 0x104 │ │ │ │ @ instruction: 0xf8dfe4d7 │ │ │ │ cmpcs r4, r0, ror #10 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-747 @ 0xfffffd15 │ │ │ │ movwcs r9, #37632 @ 0x9300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-1360 @ 0xfffffab0 │ │ │ │ - stc2l 0, cr15, [r4, #-260]! @ 0xfffffefc │ │ │ │ + stc2 0, cr15, [ip, #-260]! @ 0xfffffefc │ │ │ │ strbcc pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ eorsvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi r2, [fp], #-292 @ 0xfffffedc │ │ │ │ movwcs r9, #41728 @ 0xa300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ @ instruction: 0x4658353c │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0xf8dffd55 │ │ │ │ + @ instruction: 0xf8dffd1d │ │ │ │ @ instruction: 0x46583534 │ │ │ │ ldrbtmi r2, [fp], #-323 @ 0xfffffebd │ │ │ │ movwcs r9, #13056 @ 0x3300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ vrshl.s8 d19, d24, d0 │ │ │ │ ldrbtmi r2, [fp], #-750 @ 0xfffffd12 │ │ │ │ - stc2l 0, cr15, [r6, #-260] @ 0xfffffefc │ │ │ │ + stc2 0, cr15, [lr, #-260] @ 0xfffffefc │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fc4418 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ orrshi pc, r1, r0 │ │ │ │ strcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4872 @ 0x1308 │ │ │ │ @ instruction: 0xf8df2141 │ │ │ │ ldrbmi r3, [r8], -r4, lsl #10 │ │ │ │ rsccs pc, sl, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - ldr pc, [ip], #3375 @ 0xd2f │ │ │ │ + ldr pc, [ip], #3319 @ 0xcf7 │ │ │ │ @ instruction: 0xf0002cc8 │ │ │ │ stclcs 1, cr8, [r9], {137} @ 0x89 │ │ │ │ stcge 4, cr15, [r1], {126} @ 0x7e │ │ │ │ @ instruction: 0x3115f897 │ │ │ │ ldreq r9, [r9, -pc, lsr #16] │ │ │ │ strhi pc, [r8, #-320] @ 0xfffffec0 │ │ │ │ ldrbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf0474479 │ │ │ │ - movwcs pc, #2891 @ 0xb4b @ │ │ │ │ + movwcs pc, #2835 @ 0xb13 @ │ │ │ │ blls 252740 <__read_chk@plt+0x1ed36c> │ │ │ │ blls b07b84 <__read_chk@plt+0xaa27b0> │ │ │ │ bllt 2bb18 │ │ │ │ strbcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ ldmpl r2, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ blt fe26bb24 <__read_chk@plt+0xfe206750> │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @@ -8677,32 +8677,32 @@ │ │ │ │ blcs 88610 <__read_chk@plt+0x2323c> │ │ │ │ stmiavs fp!, {r0, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ blls 6cf9c4 <__read_chk@plt+0x66a5f0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ bvs a8e234 <__read_chk@plt+0xa28e60> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - stc2 0, cr15, [sl], {207} @ 0xcf │ │ │ │ + mrrc2 0, 12, pc, r2, cr15 @ │ │ │ │ stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b10 │ │ │ │ @ instruction: 0xf0002b06 │ │ │ │ @ instruction: 0xf8df81a3 │ │ │ │ strcs r3, [r2], #-1124 @ 0xfffffb9c │ │ │ │ strls r2, [r1], #-339 @ 0xfffffead │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-719 @ 0xfffffd31 │ │ │ │ - ldc2l 0, cr15, [r0], {65} @ 0x41 │ │ │ │ + ldc2 0, cr15, [r8], {65} @ 0x41 │ │ │ │ ldrbtcs r9, [r8], #-1050 @ 0xfffffbe6 │ │ │ │ strtmi lr, [r2], -lr, lsl #12 │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - ldrt pc, [r2], #-3339 @ 0xfffff2f5 @ │ │ │ │ + ldrt pc, [r2], #-3283 @ 0xfffff32d @ │ │ │ │ mcr2 7, 6, pc, cr14, cr9, {7} @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf897825d │ │ │ │ bfieq r3, r5, #2, #27 │ │ │ │ andcs fp, r3, #260 @ 0x104 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ movweq pc, #13154 @ 0x3362 @ │ │ │ │ @@ -8715,132 +8715,132 @@ │ │ │ │ rsbhi pc, r4, r1 │ │ │ │ @ instruction: 0xf44f4bff │ │ │ │ teqcs ip, ip, lsr r2 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #8960 @ 0x2300 │ │ │ │ blmi fff92814 <__read_chk@plt+0xfff2d440> │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - blls 2ece84 <__read_chk@plt+0x287ab0> │ │ │ │ + blls 2ecda4 <__read_chk@plt+0x2879d0> │ │ │ │ blcs 147d88 <__read_chk@plt+0xe29b4> │ │ │ │ strbhi pc, [r8], #0 @ │ │ │ │ strdcs r4, [r0, #-184] @ 0xffffff48 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-743 @ 0xfffffd19 │ │ │ │ movwcs r9, #33536 @ 0x8300 │ │ │ │ blmi ffdd2838 <__read_chk@plt+0xffd6d464> │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - blmi ffdace60 <__read_chk@plt+0xffd47a8c> │ │ │ │ + blmi ffdacd80 <__read_chk@plt+0xffd479ac> │ │ │ │ ldrbmi r2, [r8], -r4, asr #2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4873 @ 0x1309 │ │ │ │ vpadd.i8 q10, q8, │ │ │ │ ldrbtmi r2, [fp], #-702 @ 0xfffffd42 │ │ │ │ - ldc2l 0, cr15, [ip], #-260 @ 0xfffffefc │ │ │ │ + mcrr2 0, 4, pc, r4, cr1 @ │ │ │ │ @ instruction: 0xf44f4bef │ │ │ │ cmpcs sp, ip, lsr r4 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #62208 @ 0xf300 │ │ │ │ blmi ffb9286c <__read_chk@plt+0xffb2d498> │ │ │ │ rscsne pc, r7, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - blmi ffb2ce28 <__read_chk@plt+0xffac7a54> │ │ │ │ + blmi ffb2cd48 <__read_chk@plt+0xffac7974> │ │ │ │ vst1.16 {d20-d22}, [pc :64], r8 │ │ │ │ cmpcs r3, r0, lsr r2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4874 @ 0x130a │ │ │ │ ldrbtmi r4, [fp], #-3046 @ 0xfffff41a │ │ │ │ - stc2l 0, cr15, [r0], #-260 @ 0xfffffefc │ │ │ │ + stc2 0, cr15, [r8], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0x21234be5 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ tstcs r3, #0, 6 │ │ │ │ blmi ff9528a0 <__read_chk@plt+0xff8ed4cc> │ │ │ │ andcs pc, r3, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0xf7fffc53 │ │ │ │ + @ instruction: 0xf7fffc1b │ │ │ │ strtmi fp, [r2], -r1, ror #22 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ vaddw.s8 , q2, d3 │ │ │ │ @ instruction: 0xf0410100 │ │ │ │ - @ instruction: 0xf7fffc8f │ │ │ │ + @ instruction: 0xf7fffc57 │ │ │ │ @ instruction: 0xf043bb6e │ │ │ │ eorls r0, fp, #16, 6 @ 0x40000000 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ ldmdalt r2, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ teqcs lr, r6 @ │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-751 @ 0xfffffd11 │ │ │ │ movwcs r9, #13056 @ 0x3300 │ │ │ │ blmi ff5528e8 <__read_chk@plt+0xff4ed514> │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - cmnpcs r6, r1, lsr ip @ p-variant is OBSOLETE │ │ │ │ + ldrshcs pc, [r6, #-185]! @ 0xffffff47 @ │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf04122ef │ │ │ │ - vfma.f32 , q0, │ │ │ │ + vfma.f32 d31, d0, d25 │ │ │ │ @ instruction: 0x212e22ef │ │ │ │ @ instruction: 0xf0414658 │ │ │ │ - @ instruction: 0xf897fc6b │ │ │ │ + @ instruction: 0xf897fc33 │ │ │ │ ldrbeq r3, [sl], -r3, lsr #2 │ │ │ │ stcge 5, cr15, [r3, #508] @ 0x1fc │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf04122ef │ │ │ │ - ldrb pc, [r8, #-3165]! @ 0xfffff3a3 @ │ │ │ │ + ldrb pc, [r8, #-3109]! @ 0xfffff3db @ │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - @ instruction: 0xb118fbb5 │ │ │ │ + tstplt r8, sp, ror fp @ p-variant is OBSOLETE │ │ │ │ blcs 1c7f3c <__read_chk@plt+0x162b68> │ │ │ │ ldmdage fp!, {r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ vst2.8 {d22,d24}, [pc :128], sl │ │ │ │ stmdavs fp!, {r3, r7, r8, ip, sp, lr} │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ @ instruction: 0xf1b39309 │ │ │ │ svclt 0x00180800 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdalt r1!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46224bb8 │ │ │ │ @ instruction: 0x4658213e │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ ldrbtmi r4, [fp], #-2997 @ 0xfffff44b │ │ │ │ - blx ffd29e6e <__read_chk@plt+0xffcc4a9a> │ │ │ │ + blx fef29e6e <__read_chk@plt+0xfeec4a9a> │ │ │ │ @ instruction: 0xf897e677 │ │ │ │ @ instruction: 0x071b30f4 │ │ │ │ bge 52b370 <__read_chk@plt+0x4c5f9c> │ │ │ │ ldmdavs fp, {r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msreq CPSR_fc, r3 @ │ │ │ │ blmi fec274e4 <__read_chk@plt+0xfebc2110> │ │ │ │ ldrbmi r2, [r8], -r0, asr #2 │ │ │ │ rsccs pc, r7, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4872 @ 0x1308 │ │ │ │ ldrbtmi r4, [fp], #-2986 @ 0xfffff456 │ │ │ │ - blx ff6a9ea2 <__read_chk@plt+0xff644ace> │ │ │ │ + blx fe8a9ea2 <__read_chk@plt+0xfe844ace> │ │ │ │ smlaltbcs r4, r4, r9, fp @ │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #37632 @ 0x9300 │ │ │ │ blmi fea529b0 <__read_chk@plt+0xfe9ed5dc> │ │ │ │ adcscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - blmi fe9ecce4 <__read_chk@plt+0xfe987910> │ │ │ │ + blmi fe9ecc04 <__read_chk@plt+0xfe987830> │ │ │ │ eorsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi r2, [fp], #-323 @ 0xfffffebd │ │ │ │ movwcs r9, #41728 @ 0xa300 │ │ │ │ blmi fe9129cc <__read_chk@plt+0xfe8ad5f8> │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ - blx ff029ed6 <__read_chk@plt+0xfefc4b02> │ │ │ │ + blx fe229ed6 <__read_chk@plt+0xfe1c4b02> │ │ │ │ @ instruction: 0x21234ba0 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ tstcs r3, #0, 6 │ │ │ │ blmi fe8129e4 <__read_chk@plt+0xfe7ad610> │ │ │ │ andcs pc, r3, #64, 4 │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - @ instruction: 0xf89dfbb1 │ │ │ │ + @ instruction: 0xf89dfb79 │ │ │ │ @ instruction: 0xf7ff30f9 │ │ │ │ blmi fe71c8d8 <__read_chk@plt+0xfe6b7504> │ │ │ │ @ instruction: 0xe66e447b │ │ │ │ ldrbtmi r4, [fp], #-2969 @ 0xfffff467 │ │ │ │ blmi fe6e6f50 <__read_chk@plt+0xfe681b7c> │ │ │ │ ldmpl r2, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldmdblt r9, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @@ -8860,21 +8860,21 @@ │ │ │ │ blcs 6ea44 <__read_chk@plt+0x9670> │ │ │ │ bge 17eaf3c <__read_chk@plt+0x1785b68> │ │ │ │ andcs r4, r5, #136, 18 @ 0x220000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ mcr 7, 1, pc, cr14, cr6, {7} @ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r5, r1, lsr #12 │ │ │ │ - ldc2 0, cr15, [r0, #-596] @ 0xfffffdac │ │ │ │ + ldc2l 0, cr15, [r8], {149} @ 0x95 │ │ │ │ strls r9, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ blls b07ecc <__read_chk@plt+0xaa2af8> │ │ │ │ blt 172be60 <__read_chk@plt+0x16c6a8c> │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - tstplt r8, r1, lsl fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xb118fad9 │ │ │ │ blcs 1c8084 <__read_chk@plt+0x162cb0> │ │ │ │ stmdage r7!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ vst2.8 {d22,d24}, [pc :128], sl │ │ │ │ stmdavs fp!, {r3, r7, r8, ip, sp, lr} │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ movwls r2, #37376 @ 0x9200 │ │ │ │ stmdaeq r2, {r0, r1, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @@ -8890,22 +8890,22 @@ │ │ │ │ blt d2beb0 <__read_chk@plt+0xcc6adc> │ │ │ │ @ instruction: 0xf44f4b6c │ │ │ │ cmpcs r8, sl, lsr r2 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #37632 @ 0x9300 │ │ │ │ blmi 1ad2ad0 <__read_chk@plt+0x1a6d6fc> │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - strbt pc, [fp], #2877 @ 0xb3d @ │ │ │ │ + strbt pc, [fp], #2821 @ 0xb05 @ │ │ │ │ cmpcs r3, r7, ror #22 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-719 @ 0xfffffd31 │ │ │ │ movwcs r9, #8960 @ 0x2300 │ │ │ │ blmi 1992aec <__read_chk@plt+0x192d718> │ │ │ │ @ instruction: 0xf041447b │ │ │ │ - strbt pc, [ip], #-2863 @ 0xfffff4d1 @ │ │ │ │ + strbt pc, [ip], #-2807 @ 0xfffff509 @ │ │ │ │ ldrbtmi r4, [r9], #-2402 @ 0xfffff69e │ │ │ │ blt 32bef0 <__read_chk@plt+0x2c6b1c> │ │ │ │ stmdbcs r0, {r0, r3, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ andcc fp, r1, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ blvs ffb58f0c <__read_chk@plt+0xffaf3b38> │ │ │ │ svclt 0x00183b00 │ │ │ │ @@ -8914,108 +8914,108 @@ │ │ │ │ blmi 171cefc <__read_chk@plt+0x16b7b28> │ │ │ │ @ instruction: 0x4658213c │ │ │ │ rscscs pc, r2, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ vpadd.i8 q10, q0, q3 │ │ │ │ ldrbtmi r2, [fp], #-1266 @ 0xfffffb0e │ │ │ │ - blx 3aa03a <__read_chk@plt+0x344c66> │ │ │ │ + blx ff5aa038 <__read_chk@plt+0xff544c64> │ │ │ │ blt 26bf34 <__read_chk@plt+0x206b60> │ │ │ │ - eoreq r9, r0, r2, ror fp │ │ │ │ - andseq sp, sp, sl, asr #11 │ │ │ │ - andseq sp, sp, r0, ror r5 │ │ │ │ - andseq sp, sp, r8, lsl r5 │ │ │ │ - andseq sp, sp, ip, asr #9 │ │ │ │ - eorseq r0, r2, r8, lsl r2 │ │ │ │ - @ instruction: 0x001dd2f8 │ │ │ │ - eorseq lr, r3, ip, lsr r4 │ │ │ │ + eoreq r9, r0, r6, lsl sl │ │ │ │ + andseq sp, sp, r2, lsr #9 │ │ │ │ + andseq sp, sp, r8, asr #8 │ │ │ │ + @ instruction: 0x001dd3f0 │ │ │ │ + andseq sp, sp, r4, lsr #7 │ │ │ │ + ldrhteq r0, [r2], -ip │ │ │ │ + @ instruction: 0x001dd1d0 │ │ │ │ + ldrsbteq lr, [r3], -r0 │ │ │ │ @ instruction: 0x000009b4 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ - andseq sp, sp, r2, asr #3 │ │ │ │ - eorseq r9, r3, r2, lsl #25 │ │ │ │ - @ instruction: 0x001dced6 │ │ │ │ - andseq ip, lr, sl, ror #22 │ │ │ │ - andseq sp, sp, sl, asr #1 │ │ │ │ - ldrshteq pc, [r1], -lr @ │ │ │ │ - andseq ip, sp, ip, asr #28 │ │ │ │ + mulseq sp, sl, r0 │ │ │ │ + eorseq r9, r3, r6, lsl fp │ │ │ │ + andseq ip, sp, lr, lsr #27 │ │ │ │ + andseq ip, lr, lr, lsl #20 │ │ │ │ + andseq ip, sp, r2, lsr #31 │ │ │ │ + eorseq pc, r1, r2, lsr #27 │ │ │ │ + andseq ip, sp, r4, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - strdeq sl, [ip], -lr @ │ │ │ │ - mlaseq r3, sl, fp, r9 │ │ │ │ - andseq ip, sp, r6, lsr #28 │ │ │ │ - andseq sp, sp, r8, lsr #1 │ │ │ │ - andseq sp, sp, r2, lsr #32 │ │ │ │ - ldrhteq pc, [r1], -lr @ │ │ │ │ - andseq ip, sp, r8, lsl sp │ │ │ │ - andseq ip, lr, r4, asr #18 │ │ │ │ - andseq ip, sp, r8, ror pc │ │ │ │ - eorseq pc, r1, r8, lsr #26 │ │ │ │ - mulseq sp, lr, lr │ │ │ │ - andseq r6, lr, r8, lsr #18 │ │ │ │ - ldrsbteq sp, [r3], -sl │ │ │ │ - @ instruction: 0x001de3da │ │ │ │ - andseq ip, sp, r0, lsl #29 │ │ │ │ - eorseq pc, r1, r4, lsr ip @ │ │ │ │ - andseq ip, sp, r4, ror lr │ │ │ │ - ldrsbteq pc, [r1], -r4 @ │ │ │ │ - andseq ip, sp, sl, asr #27 │ │ │ │ - eoreq r2, r0, lr, ror #23 │ │ │ │ - eoreq r8, sp, sl, lsr lr │ │ │ │ - andseq ip, sp, ip, lsr #27 │ │ │ │ - andseq ip, sp, r2, lsr #27 │ │ │ │ - eorseq r7, r3, lr, lsr #27 │ │ │ │ - @ instruction: 0x001dcad0 │ │ │ │ - andseq ip, lr, r8, lsr r7 │ │ │ │ - andseq ip, sp, r4, lsr #22 │ │ │ │ + eoreq sl, ip, r2, lsr #7 │ │ │ │ + eorseq r9, r3, lr, lsr #20 │ │ │ │ + @ instruction: 0x001dccfe │ │ │ │ + andseq ip, sp, r0, lsl #31 │ │ │ │ + @ instruction: 0x001dcefa │ │ │ │ + eorseq pc, r1, r2, ror #24 │ │ │ │ + @ instruction: 0x001dcbf0 │ │ │ │ + andseq ip, lr, r8, ror #15 │ │ │ │ + andseq ip, sp, r0, asr lr │ │ │ │ + eorseq pc, r1, ip, asr #23 │ │ │ │ + andseq ip, sp, r6, ror sp │ │ │ │ + andseq r6, lr, ip, asr #15 │ │ │ │ + eorseq sp, r3, lr, ror #28 │ │ │ │ + @ instruction: 0x001de2b2 │ │ │ │ + andseq ip, sp, r8, asr sp │ │ │ │ + ldrsbteq pc, [r1], -r8 @ │ │ │ │ + andseq ip, sp, ip, asr #26 │ │ │ │ + eorseq pc, r1, r8, ror sl @ │ │ │ │ + andseq ip, sp, r2, lsr #25 │ │ │ │ + mlaeq r0, r2, sl, r2 │ │ │ │ + ldrdeq r8, [sp], -lr @ │ │ │ │ + andseq ip, sp, r4, lsl #25 │ │ │ │ + andseq ip, sp, sl, ror ip │ │ │ │ + eorseq r7, r3, r2, asr #24 │ │ │ │ + andseq ip, sp, r8, lsr #19 │ │ │ │ + @ instruction: 0x001ec5dc │ │ │ │ + @ instruction: 0x001dc9fc │ │ │ │ andeq r0, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - andseq ip, sp, r4, asr #25 │ │ │ │ - mlaseq r3, r2, r4, r9 │ │ │ │ - @ instruction: 0x001dc9be │ │ │ │ - andseq ip, sp, r8, asr #24 │ │ │ │ - andseq ip, sp, r2, lsl #25 │ │ │ │ - eoreq lr, r0, r4, asr r8 │ │ │ │ - andseq ip, sp, r4, ror ip │ │ │ │ - eoreq r2, r0, lr, lsl sl │ │ │ │ - andseq ip, sp, r2, asr #24 │ │ │ │ - strhteq r8, [r0], -r8 │ │ │ │ - eoreq ip, fp, r4, asr ip │ │ │ │ - eorseq r7, r3, r2, ror #23 │ │ │ │ - andseq r3, pc, r6, asr r1 @ │ │ │ │ - eorseq sp, r3, r8, asr #13 │ │ │ │ - mulseq sp, sl, fp │ │ │ │ - eorseq pc, r1, r4, asr #18 │ │ │ │ - andseq ip, sp, ip, lsl fp │ │ │ │ - eorseq pc, r1, r6, asr #17 │ │ │ │ + mulseq sp, ip, fp │ │ │ │ + eorseq r9, r3, r6, lsr #6 │ │ │ │ + mulseq sp, r6, r8 │ │ │ │ andseq ip, sp, r0, lsr #22 │ │ │ │ - strdeq lr, [r0], -r2 @ │ │ │ │ - andseq ip, sp, r2, lsl fp │ │ │ │ - strhteq r2, [r0], -ip │ │ │ │ - eoreq ip, fp, r2, lsl fp │ │ │ │ - mlaseq r3, lr, sl, r7 │ │ │ │ - andseq r3, pc, r2, lsl r0 @ │ │ │ │ - eorseq sp, r3, r4, lsl #11 │ │ │ │ - andseq ip, sp, r0, asr #15 │ │ │ │ - mulseq sp, r6, r7 │ │ │ │ + andseq ip, sp, sl, asr fp │ │ │ │ + strdeq lr, [r0], -r8 @ │ │ │ │ + andseq ip, sp, ip, asr #22 │ │ │ │ + eoreq r2, r0, r2, asr #17 │ │ │ │ + andseq ip, sp, sl, lsl fp │ │ │ │ + eoreq r7, r0, ip, asr pc │ │ │ │ + strdeq ip, [fp], -r8 @ │ │ │ │ + eorseq r7, r3, r6, ror sl │ │ │ │ + @ instruction: 0x001f2ffa │ │ │ │ + eorseq sp, r3, ip, asr r5 │ │ │ │ + andseq ip, sp, r2, ror sl │ │ │ │ + eorseq pc, r1, r8, ror #15 │ │ │ │ + @ instruction: 0x001dc9f4 │ │ │ │ + eorseq pc, r1, sl, ror #14 │ │ │ │ + @ instruction: 0x001dc9f8 │ │ │ │ + mlaeq r0, r6, r5, lr │ │ │ │ + andseq ip, sp, sl, ror #19 │ │ │ │ + eoreq r2, r0, r0, ror #14 │ │ │ │ + strhteq ip, [fp], -r6 │ │ │ │ + eorseq r7, r3, r2, lsr r9 │ │ │ │ + @ instruction: 0x001f2eb6 │ │ │ │ + eorseq sp, r3, r8, lsl r4 │ │ │ │ + mulseq sp, r8, r6 │ │ │ │ + andseq ip, sp, lr, ror #12 │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ - andseq sp, sp, sl, asr #3 │ │ │ │ - strdeq sp, [fp], -sl @ │ │ │ │ - andseq pc, lr, r4, ror #15 │ │ │ │ - @ instruction: 0x001e7fba │ │ │ │ - eorseq r9, r3, r0, asr r1 │ │ │ │ - ldrdeq r7, [r2], -r2 @ │ │ │ │ - @ instruction: 0x001dc6b4 │ │ │ │ - andseq ip, sp, sl, lsr #18 │ │ │ │ + andseq sp, sp, r2, lsr #1 │ │ │ │ + mlaeq fp, lr, r3, sp │ │ │ │ + andseq pc, lr, r8, lsl #13 │ │ │ │ + andseq r7, lr, lr, asr lr │ │ │ │ + eorseq r8, r3, r4, ror #31 │ │ │ │ + eoreq r7, r2, r6, ror r8 │ │ │ │ + andseq ip, sp, ip, lsl #11 │ │ │ │ + andseq ip, sp, r2, lsl #16 │ │ │ │ blcc fecac408 <__read_chk@plt+0xfec47034> │ │ │ │ strls r2, [r1], #-333 @ 0xfffffeb3 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ vqdmulh.s d19, d16, d24 │ │ │ │ vqsub.s8 , q8, │ │ │ │ ldrbtmi r1, [fp], #-1271 @ 0xfffffb09 │ │ │ │ - blx 152a1ac <__read_chk@plt+0x14c4dd8> │ │ │ │ + blx 72a1ac <__read_chk@plt+0x6c4dd8> │ │ │ │ smlalscc pc, sl, sp, r8 @ │ │ │ │ tstpeq r7, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, sl, sp, lsl #17 │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ cmnpeq r8, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, r9, sp, lsl #17 │ │ │ │ ldmdblt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @@ -9027,67 +9027,67 @@ │ │ │ │ @ instruction: 0x9c079a0e │ │ │ │ blne 1aac45c <__read_chk@plt+0x1a47088> │ │ │ │ andcs r5, r5, #13828096 @ 0xd30000 │ │ │ │ eorvs r4, r3, r9, ror r4 │ │ │ │ stcl 7, cr15, [r0], #984 @ 0x3d8 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx ff12a34e <__read_chk@plt+0xff0c4f7a> │ │ │ │ + blx fe32a34e <__read_chk@plt+0xfe2c4f7a> │ │ │ │ @ instruction: 0xf8929a21 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ @ instruction: 0xf7fe30f4 │ │ │ │ @ instruction: 0xf8dfb911 │ │ │ │ bls 3fce10 <__read_chk@plt+0x397a3c> │ │ │ │ @ instruction: 0xf7fd58d2 │ │ │ │ stmdbvs ip!, {r1, r4, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strtmi r6, [r0], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xf9daf0cf │ │ │ │ + @ instruction: 0xf9a2f0cf │ │ │ │ andls r6, sl, fp, lsr #20 │ │ │ │ ldrmi r6, [r8], #-2408 @ 0xfffff698 │ │ │ │ - @ instruction: 0xf9b4f0cf │ │ │ │ + @ instruction: 0xf97cf0cf │ │ │ │ blcs 18833c <__read_chk@plt+0x122f68> │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf47e0801 │ │ │ │ @ instruction: 0xf04fa961 │ │ │ │ @ instruction: 0xf04f0901 │ │ │ │ @ instruction: 0x464831ff │ │ │ │ cdp2 0, 14, cr15, cr8, cr6, {0} │ │ │ │ @ instruction: 0xf6fe1e06 │ │ │ │ andcs sl, r0, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0x46119b1f │ │ │ │ @ instruction: 0xf0d62003 │ │ │ │ - @ instruction: 0xf7fcfd75 │ │ │ │ + @ instruction: 0xf7fcfd3d │ │ │ │ @ instruction: 0xf7fcfe5f │ │ │ │ @ instruction: 0x2100fe99 │ │ │ │ movwcs sl, #14390 @ 0x3836 │ │ │ │ rscvs pc, r4, sp, lsr #17 │ │ │ │ @ instruction: 0xf0ce933a │ │ │ │ - orr pc, sl, #41984 @ 0xa400 │ │ │ │ + orr pc, sl, #987136 @ 0xf1000 │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - stmdacs r0, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ blge ab280 <__read_chk@plt+0x45eac> │ │ │ │ blcs 348394 <__read_chk@plt+0x2e2fc0> │ │ │ │ bge fffab388 <__read_chk@plt+0xfff45fb4> │ │ │ │ bcc ff0ac50c <__read_chk@plt+0xff047138> │ │ │ │ ldrbtcs pc, [r2], #576 @ 0x240 @ │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ @ instruction: 0xf8dfbb03 │ │ │ │ ldrhcs r3, [r3, #-168] @ 0xffffff58 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-719 @ 0xfffffd31 │ │ │ │ movwcs r9, #13056 @ 0x3300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-2728 @ 0xfffff558 │ │ │ │ - @ instruction: 0xf9caf041 │ │ │ │ + @ instruction: 0xf992f041 │ │ │ │ bllt b6c1b8 <__read_chk@plt+0xb06de4> │ │ │ │ bvs a8876c <__read_chk@plt+0xa23398> │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - bvs b2c764 <__read_chk@plt+0xac7390> │ │ │ │ + bvs b2c684 <__read_chk@plt+0xac72b0> │ │ │ │ strmi r6, [r3], -r9, ror #18 │ │ │ │ blcs 74310 <__read_chk@plt+0xef3c> │ │ │ │ rschi pc, r2, #0 │ │ │ │ bcs 488440 <__read_chk@plt+0x42306c> │ │ │ │ sbcshi pc, lr, #0, 4 │ │ │ │ tstpvc r0, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ @@ -9100,29 +9100,29 @@ │ │ │ │ @ instruction: 0xf8dfb88f │ │ │ │ cmpcs ip, ip, asr sl │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ ldrbtmi r2, [fp], #-738 @ 0xfffffd1e │ │ │ │ movwcs r9, #37632 @ 0x9300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-2636 @ 0xfffff5b4 │ │ │ │ - @ instruction: 0xf998f041 │ │ │ │ + @ instruction: 0xf960f041 │ │ │ │ bllt 122c21c <__read_chk@plt+0x11c6e48> │ │ │ │ @ instruction: 0xf10d696b │ │ │ │ bvs a70958 <__read_chk@plt+0xa0b584> │ │ │ │ movwcs r4, #1048 @ 0x418 │ │ │ │ teqcc r2, #3358720 @ 0x334000 │ │ │ │ - @ instruction: 0xf950f0cf │ │ │ │ + @ instruction: 0xf918f0cf │ │ │ │ strmi r6, [r0], fp, ror #18 │ │ │ │ stmiavs lr!, {r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x93261898 │ │ │ │ eorls r4, r7, #293601280 @ 0x11800000 │ │ │ │ movwcs fp, #4044 @ 0xfcc │ │ │ │ andls r2, sp, r1, lsl #6 │ │ │ │ @ instruction: 0xf0ce930a │ │ │ │ - blge e2ccd8 <__read_chk@plt+0xdc7904> │ │ │ │ + blge e2cbf8 <__read_chk@plt+0xdc7824> │ │ │ │ ldrmi r9, [ip], r8, lsr #6 │ │ │ │ strmi r9, [r4], -r8, lsl #22 │ │ │ │ ldmdavs fp, {r1, r2, r6, r8, sl, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrb pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ stmia ip!, {r0, r1, r2, r3, sl, fp, lr, pc} │ │ │ │ @ instruction: 0xf50e000f │ │ │ │ @@ -9134,42 +9134,42 @@ │ │ │ │ @ instruction: 0xf8debfc8 │ │ │ │ @ instruction: 0x46213274 │ │ │ │ bl fea9e1e8 <__read_chk@plt+0xfea38e14> │ │ │ │ @ instruction: 0xf8530303 │ │ │ │ @ instruction: 0xf8520028 │ │ │ │ movwcs r0, #35 @ 0x23 │ │ │ │ movwls r4, #1610 @ 0x64a │ │ │ │ - blx fe22a81e <__read_chk@plt+0xfe1c544a> │ │ │ │ + blx 142a81e <__read_chk@plt+0x13c544a> │ │ │ │ tstlt fp, r2, lsr fp │ │ │ │ blcs 8c318 <__read_chk@plt+0x26f44> │ │ │ │ addshi pc, r1, r1 │ │ │ │ tstlt fp, r3, lsr fp │ │ │ │ bcs 1f4c320 <__read_chk@plt+0x1ee6f4c> │ │ │ │ msrhi SPSR_s, r1 │ │ │ │ ldrtmi r2, [r2], -r0, lsl #12 │ │ │ │ stmdals sl, {r1, r4, r5, r9, sl, fp, ip, pc} │ │ │ │ strls r4, [r0], -r1, asr #12 │ │ │ │ cdp2 0, 5, cr15, cr4, cr6, {0} │ │ │ │ vmlal.s8 q1, d0, d0 │ │ │ │ blls d0f9c8 <__read_chk@plt+0xcaa5f4> │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - stc2 1, cr15, [lr], #492 @ 0x1ec │ │ │ │ + ldc2 1, cr15, [lr], {123} @ 0x7b │ │ │ │ tstlt r3, r3, lsr fp │ │ │ │ @ instruction: 0xf17b4648 │ │ │ │ - @ instruction: 0xf897fca9 │ │ │ │ + @ instruction: 0xf897fc19 │ │ │ │ andcs r3, r0, #244 @ 0xf4 │ │ │ │ bls 252b18 <__read_chk@plt+0x1ed744> │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ ldmdavs r2, {r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ stmdalt lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx fee2a564 <__read_chk@plt+0xfedc5190> │ │ │ │ + blx 202a564 <__read_chk@plt+0x1fc5190> │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ bvs ffb5e31c <__read_chk@plt+0xffaf8f48> │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ blvs feb590ac <__read_chk@plt+0xfeaf3cd8> │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ @@ -9179,27 +9179,27 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ bllt 142c344 <__read_chk@plt+0x13c6f70> │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0ce4418 │ │ │ │ - stmdbvs r4, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r4, {r0, r1, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldccs 6, cr4, [r2], {128} @ 0x80 │ │ │ │ stccs 15, cr11, [r3], {24} │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ @ instruction: 0xf0002600 │ │ │ │ stccs 7, cr8, [r4], {37} @ 0x25 │ │ │ │ @ instruction: 0x81a4f001 │ │ │ │ strls r9, [sl], -r7, lsl #22 │ │ │ │ blls b083e0 <__read_chk@plt+0xaa300c> │ │ │ │ svclt 0x00d0f7fd │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cf4418 │ │ │ │ - stmdacs r0, {r0, r1, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ eorhi pc, r5, #0 │ │ │ │ bcs 488598 <__read_chk@plt+0x4231c4> │ │ │ │ eorhi pc, r1, #0, 4 │ │ │ │ tstpvc r0, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ @ instruction: 0x07da40d3 │ │ │ │ andshi pc, r9, #64, 2 │ │ │ │ @@ -9215,39 +9215,39 @@ │ │ │ │ svclt 0x00a8f7fd │ │ │ │ movwls r6, #43691 @ 0xaaab │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ bvs b4ff6c <__read_chk@plt+0xaeab98> │ │ │ │ ldmne r8, {r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ blcs 95068 <__read_chk@plt+0x2fc94> │ │ │ │ andshi pc, sl, r1 │ │ │ │ - @ instruction: 0xf876f0cf │ │ │ │ + @ instruction: 0xf83ef0cf │ │ │ │ strmi r9, [r3], -r2, lsr #20 │ │ │ │ stmdbls r5!, {r9, ip, pc} │ │ │ │ stmdals r7, {r1, r3, r5, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf818f00f │ │ │ │ eorls r9, lr, r2, lsr #24 │ │ │ │ blls 49aa40 <__read_chk@plt+0x43566c> │ │ │ │ @ instruction: 0xf63d2b01 │ │ │ │ stmdage lr!, {r2, r4, r7, r8, r9, sl, fp, sp, pc} │ │ │ │ - ldc2 1, cr15, [r6], {123} @ 0x7b │ │ │ │ + blx fe22a9fa <__read_chk@plt+0xfe1c5626> │ │ │ │ stmdavs r3!, {r1, r5, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ b 1439018 <__read_chk@plt+0x13d3c44> │ │ │ │ svclt 0x00081252 │ │ │ │ bcs 76c20 <__read_chk@plt+0x1184c> │ │ │ │ @ instruction: 0x83a4f041 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @ instruction: 0xf7f9bf77 │ │ │ │ stmdbvs sl!, {r0, r3, r4, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andls r6, sl, fp, lsr #20 │ │ │ │ @ instruction: 0x46024413 │ │ │ │ bcs 7fca0 <__read_chk@plt+0x1a8cc> │ │ │ │ cmnphi sp, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ - @ instruction: 0xf826f0cf │ │ │ │ + @ instruction: 0xffeef0ce │ │ │ │ stmvs r2, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a05 │ │ │ │ stmdbvs fp!, {r1, r2, r5, r7, r8, r9, sl, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ mrc2 7, 3, pc, cr2, cr10, {7} │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @@ -9256,36 +9256,36 @@ │ │ │ │ stmdbls r0!, {r0, r1, r4, r5, r9, fp, sp, pc} │ │ │ │ ldrtls r4, [r3], #-1048 @ 0xfffffbe8 │ │ │ │ blx a2a49a <__read_chk@plt+0x9c50c6> │ │ │ │ vsubl.s8 q2, d16, d16 │ │ │ │ blls d4f578 <__read_chk@plt+0xcea1a4> │ │ │ │ andcs fp, r4, #-1073741796 @ 0xc000001c │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - @ instruction: 0xf9f8f095 │ │ │ │ + @ instruction: 0xf9c0f095 │ │ │ │ bcs 94d5c <__read_chk@plt+0x2f988> │ │ │ │ rscshi pc, r1, #1 │ │ │ │ @ instruction: 0x17d0f8df │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - ldc2l 1, cr15, [r8, #-464]! @ 0xfffffe30 │ │ │ │ + stc2l 1, cr15, [r8], #464 @ 0x1d0 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @ instruction: 0xf8dfbf37 │ │ │ │ andcs r1, r5, #188, 14 @ 0x2f00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ b ffeac494 <__read_chk@plt+0xffe470c0> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - @ instruction: 0xf9daf095 │ │ │ │ + @ instruction: 0xf9a2f095 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stmdbvs fp!, {r0, r1, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xffdaf0ce │ │ │ │ + @ instruction: 0xffa2f0ce │ │ │ │ stmdbvs fp!, {r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ stmdacs r0, {r1, r3, r4, sl, lr} │ │ │ │ orrhi pc, r5, r0 │ │ │ │ ldmdbcs r0, {r0, r7, fp, sp, lr} │ │ │ │ orrhi pc, r1, r0, lsl #4 │ │ │ │ tstpvc r0, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ @@ -9296,15 +9296,15 @@ │ │ │ │ blls 253138 <__read_chk@plt+0x1edd64> │ │ │ │ blls b0857c <__read_chk@plt+0xaa31a8> │ │ │ │ svclt 0x0002f7fd │ │ │ │ smmlsne r4, pc, r8, pc @ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ stmdbvs fp!, {r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xffb4f0ce │ │ │ │ + @ instruction: 0xff7cf0ce │ │ │ │ stmdbvs r9!, {r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ ldmdane r0, {r0, r1, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmvs sl, {r0, r2, r6, r9, pc} │ │ │ │ vpmin.s8 d2, d0, d0 │ │ │ │ vst1.16 {d24-d27}, [pc], r1 │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ @@ -9313,15 +9313,15 @@ │ │ │ │ @ instruction: 0xf7fa8239 │ │ │ │ movwcs pc, #3573 @ 0xdf5 @ │ │ │ │ blls 253184 <__read_chk@plt+0x1eddb0> │ │ │ │ blls b085c8 <__read_chk@plt+0xaa31f4> │ │ │ │ mrclt 7, 6, APSR_nzcv, cr12, cr13, {7} │ │ │ │ bvs a88b14 <__read_chk@plt+0xa23740> │ │ │ │ @ instruction: 0xf0ce4418 │ │ │ │ - bvs b2e3bc <__read_chk@plt+0xac8fe8> │ │ │ │ + bvs b2e2dc <__read_chk@plt+0xac8f08> │ │ │ │ strmi r6, [r3], -r9, ror #18 │ │ │ │ blcs 746b8 <__read_chk@plt+0xf2e4> │ │ │ │ cmpphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ bcs 4887e8 <__read_chk@plt+0x423414> │ │ │ │ mrshi pc, (UNDEF: 109) @ │ │ │ │ tstpvc r0, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ @@ -9337,15 +9337,15 @@ │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ rscscc pc, r9, sp, lsl #17 │ │ │ │ bllt 132c5bc <__read_chk@plt+0x12c71e8> │ │ │ │ ssatne pc, #21, pc, asr #17 @ │ │ │ │ strtls r2, [ip], -r9 │ │ │ │ @ instruction: 0xf1744479 │ │ │ │ - blls 2ed954 <__read_chk@plt+0x288580> │ │ │ │ + blls 2ed714 <__read_chk@plt+0x288340> │ │ │ │ ssatne pc, #9, pc, asr #17 @ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2396 @ 0xfffff6a4 │ │ │ │ b 1a2c5b8 <__read_chk@plt+0x19c71e4> │ │ │ │ andls sl, r2, ip, lsr #22 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ strtmi r9, [r0], -r1, lsl #6 │ │ │ │ @@ -9379,15 +9379,15 @@ │ │ │ │ blls 518adc <__read_chk@plt+0x4b3708> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ tstls r2, #67108864 @ 0x4000000 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ bvs a9dfcc <__read_chk@plt+0xa38bf8> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - @ instruction: 0xff0ef0ce │ │ │ │ + cdp2 0, 13, cr15, cr6, cr14, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmvs r2, {r0, r1, r4, r9, pc} │ │ │ │ vpmin.s8 d2, d0, d0 │ │ │ │ vst1.8 {d24-d27}, [pc] │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ sbcsmi r0, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf14007d8 │ │ │ │ @@ -9397,68 +9397,68 @@ │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @ instruction: 0xf8dfbe37 │ │ │ │ andcs r3, r4, #208, 10 @ 0x34000000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf095447b │ │ │ │ - movwcs pc, #2271 @ 0x8df @ │ │ │ │ + movwcs pc, #2215 @ 0x8a7 @ │ │ │ │ blls 2532ec <__read_chk@plt+0x1edf18> │ │ │ │ blls b08730 <__read_chk@plt+0xaa335c> │ │ │ │ mcrlt 7, 1, pc, cr8, cr13, {7} @ │ │ │ │ ldrbcc pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ ldmpl r2, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ andsvs r9, sl, r7, lsl #22 │ │ │ │ mcrlt 7, 2, pc, cr7, cr13, {7} @ │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0ce4418 │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bge fe0eb7e8 <__read_chk@plt+0xfe086414> │ │ │ │ blcs 3488fc <__read_chk@plt+0x2e3528> │ │ │ │ bge 1feb8f0 <__read_chk@plt+0x1f8651c> │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ @ instruction: 0x4658213c │ │ │ │ rscscs pc, r2, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ ldrbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf040447b │ │ │ │ - blls 2ee388 <__read_chk@plt+0x288fb4> │ │ │ │ + blls 2ee2a8 <__read_chk@plt+0x288ed4> │ │ │ │ blcs 148884 <__read_chk@plt+0xe34b0> │ │ │ │ ldrhi pc, [r4, r0]! │ │ │ │ ldrbtcs pc, [r2], #576 @ 0x240 @ │ │ │ │ strbcc pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbmi r2, [r8], -r0, asr #2 │ │ │ │ rsccs pc, r7, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4872 @ 0x1308 │ │ │ │ ldrbcc pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf040447b │ │ │ │ - @ instruction: 0xf8dfff07 │ │ │ │ + @ instruction: 0xf8dffecf │ │ │ │ cmpcs r4, r4, asr r5 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #37632 @ 0x9300 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ vrshl.s8 , q4, q0 │ │ │ │ ldrbtmi r2, [fp], #-702 @ 0xfffffd42 │ │ │ │ - cdp2 0, 15, cr15, cr8, cr0, {2} │ │ │ │ + cdp2 0, 12, cr15, cr0, cr0, {2} │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ cmnpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, r9, sp, lsl #17 │ │ │ │ blt fe16c768 <__read_chk@plt+0xfe107394> │ │ │ │ @ instruction: 0xf97ef7fc │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stmdals r7, {r0, r1, r2, r3, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - stc2 0, cr15, [r6], {148} @ 0x94 │ │ │ │ - blx febaa9da <__read_chk@plt+0xfeb45606> │ │ │ │ - @ instruction: 0xffb8f094 │ │ │ │ - @ instruction: 0xf8faf09c │ │ │ │ - blx 12a890 <__read_chk@plt+0xc54bc> │ │ │ │ + mcrr2 0, 9, pc, lr, cr4 @ │ │ │ │ + blx 1daa9da <__read_chk@plt+0x1d45606> │ │ │ │ + @ instruction: 0xff80f094 │ │ │ │ + @ instruction: 0xf8c2f09c │ │ │ │ + @ instruction: 0xf9caf03f │ │ │ │ blt 1dac78c <__read_chk@plt+0x1d473b8> │ │ │ │ blcs 953c4 <__read_chk@plt+0x2fff0> │ │ │ │ ldrhi pc, [pc], #-0 @ 6e7a0 <__read_chk@plt+0x93cc> │ │ │ │ stc2 7, cr15, [r6], #1000 @ 0x3e8 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @@ -9497,27 +9497,27 @@ │ │ │ │ blls b0889c <__read_chk@plt+0xaa34c8> │ │ │ │ ldcllt 7, cr15, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldclge 4, cr15, [r5, #500]! @ 0x1f4 │ │ │ │ bvs a88df4 <__read_chk@plt+0xa23a20> │ │ │ │ @ instruction: 0xf0ce4418 │ │ │ │ - strmi pc, [r1], -r3, asr #28 │ │ │ │ + strmi pc, [r1], -fp, lsl #28 │ │ │ │ @ instruction: 0xf0064648 │ │ │ │ vmlsne.f64 d15, d6, d17 │ │ │ │ ldclge 6, cr15, [r1, #1012]! @ 0x3f4 │ │ │ │ @ instruction: 0x46429b1f │ │ │ │ andcs r4, r3, r1, asr #12 │ │ │ │ - @ instruction: 0xf9eef0d6 │ │ │ │ + @ instruction: 0xf9b6f0d6 │ │ │ │ blx ff6ac85c <__read_chk@plt+0xff647488> │ │ │ │ blx 52c862 <__read_chk@plt+0x4c748e> │ │ │ │ ldmdage r6!, {r0, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8ad2303 │ │ │ │ teqls sl, #228 @ 0xe4 │ │ │ │ - @ instruction: 0xffa2f0cd │ │ │ │ + @ instruction: 0xff6af0cd │ │ │ │ bne ffd554ac <__read_chk@plt+0xffcf00d8> │ │ │ │ movteq lr, #15107 @ 0x3b03 │ │ │ │ stmibvs fp!, {r2, r3, r4, sl, lr}^ │ │ │ │ blle f9890 <__read_chk@plt+0x944bc> │ │ │ │ adcmi r1, r2, #1440 @ 0x5a0 │ │ │ │ stmiavs sl!, {r0, r4, sl, fp, ip, lr, pc}^ │ │ │ │ strbeq lr, [r6], #-2822 @ 0xfffff4fa │ │ │ │ @@ -9532,28 +9532,28 @@ │ │ │ │ addvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ rsbmi r6, r4, #108, 2 │ │ │ │ blx 10717a <__read_chk@plt+0xa1da6> │ │ │ │ ldmdbvs sl, {r1, r2, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmibmi r2!, {r3, r6, r8, sl, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - blx 172aeae <__read_chk@plt+0x16c5ada> │ │ │ │ + blx ff32aeac <__read_chk@plt+0xff2c5ad8> │ │ │ │ stclt 7, cr15, [pc, #1012]! @ 6ecd4 <__read_chk@plt+0x9900> │ │ │ │ strcs r6, [r0], #-2411 @ 0xfffff695 │ │ │ │ stmib sp, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r4, [r8], #-1072 @ 0xfffffbd0 │ │ │ │ - ldc2l 0, cr15, [r2, #824] @ 0x338 │ │ │ │ + ldc2 0, cr15, [sl, #824] @ 0x338 │ │ │ │ blcs 115564 <__read_chk@plt+0xb0190> │ │ │ │ rsbhi pc, r9, #268435460 @ 0x10000004 │ │ │ │ vmlacs.f32 s12, s1, s29 │ │ │ │ rschi pc, r5, r0 │ │ │ │ blcs 95568 <__read_chk@plt+0x30194> │ │ │ │ msrhi LR_irq, r1 │ │ │ │ @ instruction: 0xf17b2064 │ │ │ │ - blls 82d544 <__read_chk@plt+0x7c8170> │ │ │ │ + blls 82d304 <__read_chk@plt+0x7c7f30> │ │ │ │ andvc r9, r4, r0, lsr r0 │ │ │ │ blcs 88b84 <__read_chk@plt+0x237b0> │ │ │ │ adcshi pc, sp, r1, asr #6 │ │ │ │ blmi ff8803a0 <__read_chk@plt+0xff81afcc> │ │ │ │ @ instruction: 0xf8dd2564 │ │ │ │ @ instruction: 0x462ca078 │ │ │ │ ldrbtmi r4, [fp], #-1729 @ 0xfffff93f │ │ │ │ @@ -9562,28 +9562,28 @@ │ │ │ │ strbmi r3, [fp], #-0 │ │ │ │ bcs 88ea4 <__read_chk@plt+0x23ad0> │ │ │ │ adchi pc, r2, r1 │ │ │ │ svcge 0x00306f12 │ │ │ │ eorsls r4, r3, #162529280 @ 0x9b00000 │ │ │ │ bls 2e9080 <__read_chk@plt+0x283cac> │ │ │ │ @ instruction: 0xf0d29806 │ │ │ │ - strmi pc, [r1], -r3, asr #26 │ │ │ │ + strmi pc, [r1], -fp, lsl #26 │ │ │ │ @ instruction: 0xf0011c46 │ │ │ │ @ instruction: 0xf8db8093 │ │ │ │ @ instruction: 0xf0d00014 │ │ │ │ - stmibvs r3, {r0, r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibvs r3, {r0, r1, r2, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbge r6!, {r1, r6, r9, sl, lr} │ │ │ │ svclt 0x00142b01 │ │ │ │ movwcs r2, #29448 @ 0x7308 │ │ │ │ @ instruction: 0xf0cb9338 │ │ │ │ - strmi pc, [r6], -r7, lsl #29 │ │ │ │ + strmi pc, [r6], -pc, asr #28 │ │ │ │ strbcc lr, [r4, #-5]! │ │ │ │ @ instruction: 0x46294638 │ │ │ │ @ instruction: 0xf17b3464 │ │ │ │ - shadd8mi pc, r0, pc @ │ │ │ │ + ldrtmi pc, [r0], -pc, lsl #30 @ │ │ │ │ b fe6ac964 <__read_chk@plt+0xfe647590> │ │ │ │ adcmi r3, r0, #1 │ │ │ │ @ instruction: 0xf8ddd8f3 │ │ │ │ @ instruction: 0xf105a0c0 │ │ │ │ @ instruction: 0x465039ff │ │ │ │ mulcc r0, sl, r8 │ │ │ │ blcs 935c0 <__read_chk@plt+0x2e1ec> │ │ │ │ @@ -9603,54 +9603,54 @@ │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stcls 12, cr11, [sl], {159} @ 0x9f │ │ │ │ ldmibmi r0!, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stmda r0!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ - @ instruction: 0xff42f094 │ │ │ │ + @ instruction: 0xff0af094 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stcls 12, cr11, [sl], {141} @ 0x8d │ │ │ │ stmibmi r8!, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stmda lr, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ - @ instruction: 0xff30f094 │ │ │ │ + mrc2 0, 7, pc, cr8, cr4, {4} │ │ │ │ @ instruction: 0xf7fba82b │ │ │ │ blls 26e8d0 <__read_chk@plt+0x2094fc> │ │ │ │ blls b08a90 <__read_chk@plt+0xaa36bc> │ │ │ │ ldcllt 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ andcs r4, r5, #2605056 @ 0x27c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmda sl!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ - @ instruction: 0xff1cf094 │ │ │ │ + mcr2 0, 7, pc, cr4, cr4, {4} @ │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ bvs a9dbe8 <__read_chk@plt+0xa38814> │ │ │ │ ldrmi r6, [r8], #-2411 @ 0xfffff695 │ │ │ │ - ldc2 0, cr15, [ip, #-824] @ 0xfffffcc8 │ │ │ │ + stc2l 0, cr15, [r4], #824 @ 0x338 │ │ │ │ @ instruction: 0xf43d2800 │ │ │ │ stmvs r3, {r4, r5, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47d2b0b │ │ │ │ blmi fe4da31c <__read_chk@plt+0xfe474f48> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - @ instruction: 0xff02f094 │ │ │ │ + mcr2 0, 6, pc, cr10, cr4, {4} @ │ │ │ │ strls r9, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ blls b08ae8 <__read_chk@plt+0xaa3714> │ │ │ │ mcrrlt 7, 15, pc, ip, cr13 @ │ │ │ │ ldrbmi r4, [r8], -r2, lsr #12 │ │ │ │ tstpne r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ - stc2 0, cr15, [r2, #256]! @ 0x100 │ │ │ │ + stc2l 0, cr15, [sl, #-256]! @ 0xffffff00 │ │ │ │ mrclt 7, 4, APSR_nzcv, cr9, cr14, {7} │ │ │ │ blcs 89b48 <__read_chk@plt+0x24774> │ │ │ │ stmdage r7!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdalt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ stmdbvs fp!, {r2, r3, r5, r8, sl, pc}^ │ │ │ │ ldmne r9, {r1, r3, r5, r9, fp, sp, lr} │ │ │ │ @@ -9669,32 +9669,32 @@ │ │ │ │ blcs 776e4 <__read_chk@plt+0x12310> │ │ │ │ orrshi pc, r7, r1 │ │ │ │ andcs r4, r5, #1867776 @ 0x1c8000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ svc 0x00dcf7f5 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ @ instruction: 0x46104631 │ │ │ │ - mrc2 0, 5, pc, cr14, cr4, {4} │ │ │ │ + mcr2 0, 4, pc, cr6, cr4, {4} @ │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stmdbmi sl!, {r0, r1, r2, sl, fp, ip, sp, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ strtmi lr, [r2], -sl, asr #31 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ - @ instruction: 0xf90af035 │ │ │ │ + @ instruction: 0xf8d2f035 │ │ │ │ blcs d5768 <__read_chk@plt+0x70394> │ │ │ │ ldmge r9!, {r1, r2, r3, r4, r5, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmlt r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf53e071e │ │ │ │ @ instruction: 0xf7fdade1 │ │ │ │ @ instruction: 0xf0ceb9b0 │ │ │ │ - bvs b6dde8 <__read_chk@plt+0xb08a14> │ │ │ │ + bvs b6dd08 <__read_chk@plt+0xb08934> │ │ │ │ stmdbvs sl!, {r0, r7, fp, sp, lr}^ │ │ │ │ ldrmi r2, [sl], #-2305 @ 0xfffff6ff │ │ │ │ strbhi pc, [pc, -r0] @ │ │ │ │ bvs ffb95778 <__read_chk@plt+0xffb303a4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs r9, {r3, r4, r6, r7, r8, sl, pc}^ │ │ │ │ blge b5637c <__read_chk@plt+0xaf0fa8> │ │ │ │ @@ -9707,15 +9707,15 @@ │ │ │ │ ldmdavs r2!, {r2, r6, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stmdbmi lr, {r0, r2, r3, r6, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ @ instruction: 0x4642ef90 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ - @ instruction: 0xf8d0f035 │ │ │ │ + @ instruction: 0xf898f035 │ │ │ │ blls 268abc <__read_chk@plt+0x2036e8> │ │ │ │ ldmdavs sl, {r1, r3, sl, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ blls 25da94 <__read_chk@plt+0x1f86c0> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b08c18 <__read_chk@plt+0xaa3844> │ │ │ │ bllt fedacba8 <__read_chk@plt+0xfed477d4> │ │ │ │ @@ -9726,107 +9726,107 @@ │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6be9112 │ │ │ │ movwcs sl, #2586 @ 0xa1a │ │ │ │ cmnvs fp, lr, lsr #4 │ │ │ │ blt 82cbd0 <__read_chk@plt+0x7c77fc> │ │ │ │ stmdbvs fp!, {r3, r5, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0ce4418 │ │ │ │ - cmpplt r0, r9, asr ip @ p-variant is OBSOLETE │ │ │ │ + cmpplt r0, r1, lsr #24 @ p-variant is OBSOLETE │ │ │ │ bcs 488df0 <__read_chk@plt+0x423a1c> │ │ │ │ vst2.8 {d29-d30}, [pc], r7 │ │ │ │ vorr.i32 d23, #0 @ 0x00000000 │ │ │ │ sbcsmi r0, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf53d07da │ │ │ │ ldmdbmi r1!, {r1, r7, r8, r9, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r2, #84, 30 @ 0x150 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0942005 │ │ │ │ - movwcs pc, #3637 @ 0xe35 @ │ │ │ │ + movwcs pc, #3581 @ 0xdfd @ │ │ │ │ blls 253840 <__read_chk@plt+0x1ee46c> │ │ │ │ blls b08c84 <__read_chk@plt+0xaa38b0> │ │ │ │ bllt 202cc14 <__read_chk@plt+0x1fc7840> │ │ │ │ stmdbcs r0, {r0, r3, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ strcc fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ blvs ffb1a530 <__read_chk@plt+0xffab515c> │ │ │ │ svclt 0x00183a00 │ │ │ │ bl 17743c <__read_chk@plt+0x112068> │ │ │ │ ldrt r0, [r8], -r2, asr #8 │ │ │ │ - andseq ip, sp, lr, lsl #16 │ │ │ │ - @ instruction: 0x001dc7b6 │ │ │ │ + andseq ip, sp, r6, ror #13 │ │ │ │ + andseq ip, sp, lr, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - andseq ip, sp, ip, asr #12 │ │ │ │ + andseq ip, sp, r4, lsr #10 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - andseq ip, sp, r0, asr #8 │ │ │ │ - @ instruction: 0x001dc6b6 │ │ │ │ - eorseq r8, r3, r6, lsl #29 │ │ │ │ - andseq ip, sp, lr, ror r6 │ │ │ │ - andseq r6, pc, sl, asr #22 │ │ │ │ - @ instruction: 0x001dc6da │ │ │ │ - andseq ip, sp, lr, ror #14 │ │ │ │ - andseq ip, sp, lr, ror #14 │ │ │ │ - eoreq r7, r2, r8, lsr #7 │ │ │ │ - andseq ip, sp, r2, asr #32 │ │ │ │ - andseq ip, sp, r4, lsl #11 │ │ │ │ - strdeq sl, [r3], -r6 @ │ │ │ │ - andseq ip, sp, r4, asr #8 │ │ │ │ - @ instruction: 0x001dbed4 │ │ │ │ - andseq ip, sp, ip, asr #2 │ │ │ │ - andseq ip, sp, r0, lsl #3 │ │ │ │ - eoreq sp, r0, r0, asr sp │ │ │ │ - andseq ip, sp, lr, ror #2 │ │ │ │ - eoreq r1, r0, r6, lsl pc │ │ │ │ - andseq ip, sp, r2, lsr #5 │ │ │ │ - eorseq r7, r0, lr, asr #18 │ │ │ │ - @ instruction: 0x001dc4b2 │ │ │ │ - andseq fp, sp, r2, ror r4 │ │ │ │ - andseq ip, sp, sl, ror #10 │ │ │ │ - @ instruction: 0x001dbede │ │ │ │ - andseq fp, sp, sl, ror pc │ │ │ │ - andseq fp, sp, r4, ror #27 │ │ │ │ - mulseq sp, r4, sp │ │ │ │ - @ instruction: 0x001dc3dc │ │ │ │ + andseq ip, sp, r8, lsl r3 │ │ │ │ + andseq ip, sp, lr, lsl #11 │ │ │ │ + eorseq r8, r3, sl, lsl sp │ │ │ │ + andseq ip, sp, r6, asr r5 │ │ │ │ + andseq r6, pc, lr, ror #19 │ │ │ │ + @ instruction: 0x001dc5b2 │ │ │ │ + andseq ip, sp, r6, asr #12 │ │ │ │ + andseq ip, sp, r6, asr #12 │ │ │ │ + eoreq r7, r2, ip, asr #4 │ │ │ │ + andseq fp, sp, sl, lsl pc │ │ │ │ + andseq ip, sp, ip, asr r4 │ │ │ │ + mlaeq r3, sl, fp, sl │ │ │ │ + andseq ip, sp, ip, lsl r3 │ │ │ │ + andseq fp, sp, ip, lsr #27 │ │ │ │ + andseq ip, sp, r4, lsr #32 │ │ │ │ + andseq ip, sp, r8, asr r0 │ │ │ │ + strdeq sp, [r0], -r4 @ │ │ │ │ + andseq ip, sp, r6, asr #32 │ │ │ │ + strhteq r1, [r0], -sl │ │ │ │ + andseq ip, sp, sl, ror r1 │ │ │ │ + ldrshteq r7, [r0], -r2 │ │ │ │ + andseq ip, sp, sl, lsl #7 │ │ │ │ + andseq fp, sp, sl, asr #6 │ │ │ │ + andseq ip, sp, r2, asr #8 │ │ │ │ + @ instruction: 0x001dbdb6 │ │ │ │ + andseq fp, sp, r2, asr lr │ │ │ │ + @ instruction: 0x001dbcbc │ │ │ │ + andseq fp, sp, ip, ror #24 │ │ │ │ + @ instruction: 0x001dc2b4 │ │ │ │ blcc ffdad044 <__read_chk@plt+0xffd47c70> │ │ │ │ ldrbmi r2, [r8], -sp, asr #2 │ │ │ │ rscsne pc, r7, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ blcc ff9ad058 <__read_chk@plt+0xff947c84> │ │ │ │ @ instruction: 0xf040447b │ │ │ │ - blls 2eddb8 <__read_chk@plt+0x2889e4> │ │ │ │ + blls 2edcd8 <__read_chk@plt+0x288904> │ │ │ │ blcs 148e54 <__read_chk@plt+0xe3a80> │ │ │ │ orrshi pc, r2, #64 @ 0x40 │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ ldrbtne pc, [r7], #576 @ 0x240 @ │ │ │ │ mvnseq pc, #3 │ │ │ │ stmdbvs fp!, {r1, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - blx ffaab03e <__read_chk@plt+0xffa45c6a> │ │ │ │ + blx fecab03e <__read_chk@plt+0xfec45c6a> │ │ │ │ ldmib r5, {r7, r9, sl, lr}^ │ │ │ │ bl fe93c514 <__read_chk@plt+0xfe8d7140> │ │ │ │ @ instruction: 0xf0d60906 │ │ │ │ - blls 86d908 <__read_chk@plt+0x808534> │ │ │ │ + blls 86d828 <__read_chk@plt+0x808454> │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf0d52003 │ │ │ │ - @ instruction: 0xf7fcff93 │ │ │ │ + @ instruction: 0xf7fcff5b │ │ │ │ @ instruction: 0xf7fcf87d │ │ │ │ stmiavs sl!, {r0, r1, r2, r4, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strbmi r6, [r3, #-2219] @ 0xfffff755 │ │ │ │ @ instruction: 0xf103bfd8 │ │ │ │ bcs 7d130 <__read_chk@plt+0x17d5c> │ │ │ │ msrhi SPSR_c, #64 @ 0x40 │ │ │ │ andle r2, r5, r1, lsl #28 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x260385b5 │ │ │ │ rschi pc, r4, sp, lsr #17 │ │ │ │ ldmdage r6!, {r8, sp} │ │ │ │ @ instruction: 0xf0cd963a │ │ │ │ - blls f2e238 <__read_chk@plt+0xec8e64> │ │ │ │ + blls f2e158 <__read_chk@plt+0xec8d84> │ │ │ │ @ instruction: 0xf0002b03 │ │ │ │ blcs 10ffd0 <__read_chk@plt+0xaabfc> │ │ │ │ andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ ldrbthi pc, [r6], -r0 @ │ │ │ │ strcs r6, [r0], #-2539 @ 0xfffff615 │ │ │ │ blne 16ad0e8 <__read_chk@plt+0x1647d14> │ │ │ │ blcc 1005f0 <__read_chk@plt+0x9b21c> │ │ │ │ @@ -9839,26 +9839,26 @@ │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf0430314 │ │ │ │ @ instruction: 0xf8870314 │ │ │ │ @ instruction: 0xf7f530f4 │ │ │ │ strtmi lr, [r1], -sl, lsl #29 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0942004 │ │ │ │ - @ instruction: 0xf7fffd6b │ │ │ │ + @ instruction: 0xf7fffd33 │ │ │ │ @ instruction: 0xf0d6bb7b │ │ │ │ - ldrtmi pc, [r2], -pc, lsr #21 @ │ │ │ │ + @ instruction: 0x4632fa77 │ │ │ │ @ instruction: 0x46319b1f │ │ │ │ stccc 0, cr2, [r1], {3} │ │ │ │ - @ instruction: 0xff44f0d5 │ │ │ │ + @ instruction: 0xff0cf0d5 │ │ │ │ @ instruction: 0xf82ef7fc │ │ │ │ @ instruction: 0xf868f7fc │ │ │ │ ldmdage r6!, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8ad2303 │ │ │ │ teqls sl, #228 @ 0xe4 │ │ │ │ - ldc2l 0, cr15, [r8], #820 @ 0x334 │ │ │ │ + stc2l 0, cr15, [r0], {205} @ 0xcd │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ blx 188e86 <__read_chk@plt+0x123ab2> │ │ │ │ bl 1ab9ec <__read_chk@plt+0x146618> │ │ │ │ ldmpl r2, {r2, r6, sl}^ │ │ │ │ ldrbeq r6, [r2, fp, ror #17] │ │ │ │ addhi pc, r1, #64, 2 │ │ │ │ svclt 0x00c842b3 │ │ │ │ @@ -9876,45 +9876,45 @@ │ │ │ │ @ instruction: 0xf47d2b00 │ │ │ │ @ instruction: 0xf8dfacc3 │ │ │ │ andcs r1, r5, #164, 20 @ 0xa4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 1, APSR_nzcv, cr14, cr5, {7} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - stc2 0, cr15, [r0, #-592]! @ 0xfffffdb0 │ │ │ │ + stc2l 0, cr15, [r8], #592 @ 0x250 │ │ │ │ ldclt 7, cr15, [r9], #1012 @ 0x3f4 │ │ │ │ @ instruction: 0xf7fd9809 │ │ │ │ stmdbls r9, {r3, r5, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ ldclt 7, cr15, [fp, #1012]! @ 0x3f4 │ │ │ │ blls 837650 <__read_chk@plt+0x7d227c> │ │ │ │ andcs r4, r3, r1, lsl r6 │ │ │ │ - mrc2 0, 7, pc, cr6, cr5, {6} │ │ │ │ + mrc2 0, 5, pc, cr14, cr5, {6} │ │ │ │ @ instruction: 0xffe0f7fb │ │ │ │ @ instruction: 0xf81af7fc │ │ │ │ stmdals r8!, {r0, r2, r3, r8, fp, ip, pc} │ │ │ │ teqls sl, #201326592 @ 0xc000000 │ │ │ │ - stc2 0, cr15, [ip], #820 @ 0x334 │ │ │ │ + ldc2l 0, cr15, [r4], #-820 @ 0xfffffccc │ │ │ │ cmnvs fp, r6, lsr #22 │ │ │ │ eorvs r9, fp, #39936 @ 0x9c00 │ │ │ │ strhtcc pc, [r4], #157 @ 0x9d @ │ │ │ │ bl 148f24 <__read_chk@plt+0xe3b50> │ │ │ │ bl f3a8c <__read_chk@plt+0x8e6b8> │ │ │ │ ldmdbvs r2, {r0, r1, r9, ip} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8468 │ │ │ │ andcs r1, r5, r0, asr #20 │ │ │ │ - @ instruction: 0xf1744479 │ │ │ │ - @ instruction: 0xf7fff87d │ │ │ │ + @ instruction: 0xf1734479 │ │ │ │ + @ instruction: 0xf7ffffed │ │ │ │ @ instruction: 0xf8dfba1c │ │ │ │ andcs r1, r5, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #4, 28 @ 0x40 │ │ │ │ stmdbls sl, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf0942005 │ │ │ │ - blls 26e248 <__read_chk@plt+0x208e74> │ │ │ │ + blls 26e168 <__read_chk@plt+0x208d94> │ │ │ │ blls b08f20 <__read_chk@plt+0xaa3b4c> │ │ │ │ blt caceb0 <__read_chk@plt+0xc47adc> │ │ │ │ bne 689660 <__read_chk@plt+0x62428c> │ │ │ │ mrrc2 7, 15, pc, r8, cr11 @ │ │ │ │ stmdbvs sl!, {r0, r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r1, [r3], #-2587 @ 0xfffff5e5 │ │ │ │ blcs 8747c <__read_chk@plt+0x220a8> │ │ │ │ @@ -9926,32 +9926,32 @@ │ │ │ │ @ instruction: 0xf8870310 │ │ │ │ movwcs r3, #244 @ 0xf4 │ │ │ │ movwls r9, #41771 @ 0xa32b │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ blls 2dd740 <__read_chk@plt+0x27836c> │ │ │ │ @ instruction: 0xf0d06958 │ │ │ │ - blls 6ed7b0 <__read_chk@plt+0x6883dc> │ │ │ │ + blls 6ed6d0 <__read_chk@plt+0x6882fc> │ │ │ │ blcs 80908 <__read_chk@plt+0x1b534> │ │ │ │ orrhi pc, r9, #64 @ 0x40 │ │ │ │ blls 6db6f0 <__read_chk@plt+0x67631c> │ │ │ │ ldrmi r9, [lr], -sl, lsl #8 │ │ │ │ @ instruction: 0x462b461c │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ @ instruction: 0x461e4635 │ │ │ │ strcc lr, [r1, #-2] │ │ │ │ andle r4, pc, r8, lsr #11 │ │ │ │ @ instruction: 0x3014f8d9 │ │ │ │ svcvs 0x00184629 │ │ │ │ - blx d2b27c <__read_chk@plt+0xcc5ea8> │ │ │ │ + @ instruction: 0xf9faf0d2 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x3014f8d9 │ │ │ │ strcc r4, [r1], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0xf0d26f18 │ │ │ │ - ubfx pc, r5, #20, #13 │ │ │ │ + @ instruction: 0xe7ecfa1d │ │ │ │ @ instruction: 0x46359419 │ │ │ │ @ instruction: 0xf8979c0a │ │ │ │ strls r3, [sl], #-244 @ 0xffffff0c │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @@ -9963,15 +9963,15 @@ │ │ │ │ andls r2, sl, #0, 4 │ │ │ │ bls 237388 <__read_chk@plt+0x1d1fb4> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ blls b133a4 <__read_chk@plt+0xaadfd0> │ │ │ │ @ instruction: 0xf7fd6812 │ │ │ │ @ instruction: 0x1e58b9c5 │ │ │ │ - blx 202b2d0 <__read_chk@plt+0x1fc5efc> │ │ │ │ + blx 122b2d0 <__read_chk@plt+0x11c5efc> │ │ │ │ stmvs r3, {r0, r3, r5, r9, fp, sp, lr} │ │ │ │ blcs 3d5054 <__read_chk@plt+0x36fc80> │ │ │ │ andeq lr, r1, #160, 22 @ 0x28000 │ │ │ │ ldrhi pc, [ip, #-0] │ │ │ │ @ instruction: 0x0109f897 │ │ │ │ @ instruction: 0xf8d7696b │ │ │ │ addsmi r4, r8, #128, 4 │ │ │ │ @@ -9982,45 +9982,45 @@ │ │ │ │ ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ svclt 0x00a84283 │ │ │ │ bne ff4807dc <__read_chk@plt+0xff41b408> │ │ │ │ stmdane r0, {r3, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ mrcge 5, 3, APSR_nzcv, cr3, cr13, {3} │ │ │ │ cmnvs fp, r8, lsr #4 │ │ │ │ @ instruction: 0xf0cee77f │ │ │ │ - teqplt r0, r9, asr sl @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r1, lsr #20 @ p-variant is OBSOLETE │ │ │ │ svcne 0x00da6883 │ │ │ │ svclt 0x00182b0b │ │ │ │ vpmax.s8 d18, d0, d1 │ │ │ │ @ instruction: 0xf8df82d8 │ │ │ │ andcs r1, r5, #228, 16 @ 0xe40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldcl 7, cr15, [r6, #-980] @ 0xfffffc2c │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - ldc2 0, cr15, [r8], #-592 @ 0xfffffdb0 │ │ │ │ + stc2 0, cr15, [r0], {148} @ 0x94 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @ instruction: 0xf897b983 │ │ │ │ stmdbvs sl!, {r1, r5, r8, ip, sp}^ │ │ │ │ ldreq r9, [fp], fp, lsr #4 │ │ │ │ ldrbhi pc, [r6], #320 @ 0x140 @ │ │ │ │ @ instruction: 0xf0cd4620 │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs fp!, {r0, r1, r4, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - blx fecab36a <__read_chk@plt+0xfec45f96> │ │ │ │ + blx 1eab36a <__read_chk@plt+0x1e45f96> │ │ │ │ blcs 7c9444 <__read_chk@plt+0x764070> │ │ │ │ orrshi pc, r3, #0 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ andls r2, sl, #0, 4 │ │ │ │ @ instruction: 0xf0439a07 │ │ │ │ @ instruction: 0xf8870310 │ │ │ │ blls afb420 <__read_chk@plt+0xa9604c> │ │ │ │ @ instruction: 0xf7fd6812 │ │ │ │ @ instruction: 0xf0ceb963 │ │ │ │ - bvs b6e2f0 <__read_chk@plt+0xb08f1c> │ │ │ │ + bvs b6e210 <__read_chk@plt+0xb08e3c> │ │ │ │ strmi r6, [r6], -sl, ror #18 │ │ │ │ addmi r4, r3, #318767104 @ 0x13000000 │ │ │ │ strhi pc, [ip] │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ mvnsvc pc, #208666624 @ 0xc700000 │ │ │ │ @ instruction: 0xf000429e │ │ │ │ bvs b10310 <__read_chk@plt+0xaaaf3c> │ │ │ │ @@ -10028,114 +10028,114 @@ │ │ │ │ eorvs fp, ip, #24, 30 @ 0x60 │ │ │ │ svcge 0x00bbf47d │ │ │ │ addsmi r6, sl, #1736704 @ 0x1a8000 │ │ │ │ ldrthi pc, [r2], r0 @ │ │ │ │ andcc r9, r1, #73728 @ 0x12000 │ │ │ │ @ instruction: 0xf7fd9212 │ │ │ │ @ instruction: 0xf0cebfb2 │ │ │ │ - teqplt r0, sp @ @ p-variant is OBSOLETE │ │ │ │ + teqplt r0, r5, asr #19 @ p-variant is OBSOLETE │ │ │ │ svcne 0x00da6883 │ │ │ │ svclt 0x00182b0b │ │ │ │ vpmax.s8 d18, d0, d1 │ │ │ │ @ instruction: 0xf8df8251 │ │ │ │ andcs r1, r5, #48, 16 @ 0x300000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldcl 7, cr15, [sl], #980 @ 0x3d4 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx ff7ab316 <__read_chk@plt+0xff745f42> │ │ │ │ + blx fe9ab316 <__read_chk@plt+0xfe945f42> │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ @ instruction: 0xf8dfb927 │ │ │ │ andcs r1, r5, #16, 16 @ 0x100000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stcl 7, cr15, [r8], #980 @ 0x3d4 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx ff32b33a <__read_chk@plt+0xff2c5f66> │ │ │ │ + blx fe52b33a <__read_chk@plt+0xfe4c5f66> │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ andls r2, sl, #0, 4 │ │ │ │ @ instruction: 0xf0439a07 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ blls afb4cc <__read_chk@plt+0xa960f8> │ │ │ │ @ instruction: 0xf7fd6812 │ │ │ │ stmdbvs fp!, {r0, r2, r3, r8, fp, ip, sp, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xf9c4f0ce │ │ │ │ + @ instruction: 0xf98cf0ce │ │ │ │ strmi r6, [r6], -fp, ror #18 │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - blx 102b44e <__read_chk@plt+0xfc607a> │ │ │ │ + blx 22b44e <__read_chk@plt+0x1c607a> │ │ │ │ stmdbvs fp!, {r1, r4, r5, r6, fp, sp, lr}^ │ │ │ │ bne fe740930 <__read_chk@plt+0xfe6db55c> │ │ │ │ blcs 876d0 <__read_chk@plt+0x222fc> │ │ │ │ strhi pc, [r2, #-704] @ 0xfffffd40 │ │ │ │ bvs b63540 <__read_chk@plt+0xafe16c> │ │ │ │ blcc b8934 <__read_chk@plt+0x53560> │ │ │ │ movwcs r6, #555 @ 0x22b │ │ │ │ @ instruction: 0x932b616e │ │ │ │ stmdavs r1!, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x6ed8695b │ │ │ │ - @ instruction: 0xf97af0d2 │ │ │ │ + @ instruction: 0xf942f0d2 │ │ │ │ @ instruction: 0xf0cd4620 │ │ │ │ - @ instruction: 0xf897fc3b │ │ │ │ + @ instruction: 0xf897fc03 │ │ │ │ andcs r3, r0, #244 @ 0xf4 │ │ │ │ @ instruction: 0xf023920a │ │ │ │ bls 22fda8 <__read_chk@plt+0x1ca9d4> │ │ │ │ tstpeq r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ ldmdavs r2, {r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ ldmlt sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf994f0ce │ │ │ │ + @ instruction: 0xf95cf0ce │ │ │ │ stmvs r3, {r4, r5, r8, ip, sp, pc} │ │ │ │ blcs 3370dc <__read_chk@plt+0x2d1d08> │ │ │ │ bcs dedd8 <__read_chk@plt+0x79a04> │ │ │ │ eorshi pc, r4, #64, 4 │ │ │ │ @ instruction: 0x1764f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #37376 @ 0x9200 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0944610 │ │ │ │ - blls 26df64 <__read_chk@plt+0x208b90> │ │ │ │ + blls 26de84 <__read_chk@plt+0x208ab0> │ │ │ │ blls b09204 <__read_chk@plt+0xaa3e30> │ │ │ │ ldmlt lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x3744f8df │ │ │ │ tstcs r0, r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - blx 1a2b402 <__read_chk@plt+0x19c602e> │ │ │ │ + blx c2b402 <__read_chk@plt+0xbc602e> │ │ │ │ stmdblt r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs r5, r9, lsl #24 │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ - stmdavs r3!, {r0, r1, r3, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r4, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ vqdmulh.s d2, d0, d1 │ │ │ │ bls 84fbf4 <__read_chk@plt+0x7ea820> │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ @ instruction: 0xf0404213 │ │ │ │ blls 2908b4 <__read_chk@plt+0x22b4e0> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0144129 │ │ │ │ @ instruction: 0xf0400401 │ │ │ │ stmdbvs r8!, {r2, r3, r4, r6, r7, r9, pc} │ │ │ │ - blx fe22b522 <__read_chk@plt+0xfe1c614e> │ │ │ │ + blx 142b522 <__read_chk@plt+0x13c614e> │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf0439a07 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ eorvs r3, ip, #244 @ 0xf4 │ │ │ │ ldmdavs r2, {r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ strtls r6, [fp], #-364 @ 0xfffffe94 │ │ │ │ @ instruction: 0xf7fd940a │ │ │ │ stmdbvs sl!, {r0, r3, r7, fp, ip, sp, pc}^ │ │ │ │ mcrne 8, 3, r1, cr6, cr12, {4} │ │ │ │ @ instruction: 0xf0ce4630 │ │ │ │ - stmvs r3, {r0, r1, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ tstle r1, sp, lsl #22 │ │ │ │ cdpcc 0, 0, cr14, cr1, cr7, {0} │ │ │ │ ldrtmi r1, [r4], -r0, lsr #29 │ │ │ │ - @ instruction: 0xf936f0ce │ │ │ │ + @ instruction: 0xf8fef0ce │ │ │ │ blcs 3c9438 <__read_chk@plt+0x364064> │ │ │ │ bvs b63a0c <__read_chk@plt+0xafe638> │ │ │ │ @ instruction: 0xf00042a3 │ │ │ │ stmdbvs sl!, {r0, r3, r5, r8, pc}^ │ │ │ │ ldrmi r1, [r3], #-2843 @ 0xfffff4e5 │ │ │ │ addsmi r6, sl, #3833856 @ 0x3a8000 │ │ │ │ msrhi LR_svc, r0 │ │ │ │ @@ -10145,19 +10145,19 @@ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd9b2a │ │ │ │ stmdbvs fp!, {r0, r2, r3, r4, r6, fp, ip, sp, pc}^ │ │ │ │ stclne 8, cr1, [r6], #-816 @ 0xfffffcd0 │ │ │ │ @ instruction: 0xf0ce4630 │ │ │ │ - stmvs r3, {r0, r1, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ tstle r1, lr, lsl #22 │ │ │ │ strcc lr, [r1], -r7 │ │ │ │ ldrtmi r1, [r4], -r0, lsr #25 │ │ │ │ - @ instruction: 0xf90af0ce │ │ │ │ + @ instruction: 0xf8d2f0ce │ │ │ │ blcs 409490 <__read_chk@plt+0x3a40bc> │ │ │ │ bvs ae3a64 <__read_chk@plt+0xa7e690> │ │ │ │ bne 1949a34 <__read_chk@plt+0x18e4660> │ │ │ │ vqsub.u8 d4, d16, d10 │ │ │ │ bcc cf7c4 <__read_chk@plt+0x6a3f0> │ │ │ │ stmdbvs sl!, {r0, r1, r3, r4, r7, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf1001ad2 │ │ │ │ @@ -10187,63 +10187,63 @@ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ strbeq lr, [r3], #-2820 @ 0xfffff4fc │ │ │ │ ldcls 5, cr14, [r3], #-484 @ 0xfffffe1c │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strtmi r8, [r3], -r6, lsl #4 │ │ │ │ andcs r4, r3, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf0942004 │ │ │ │ - bls d6dde4 <__read_chk@plt+0xd08a10> │ │ │ │ + bls d6dd04 <__read_chk@plt+0xd08930> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df81f9 │ │ │ │ andcs r1, r5, ip, asr #11 │ │ │ │ @ instruction: 0xf1734479 │ │ │ │ - @ instruction: 0xf7fdfe33 │ │ │ │ + @ instruction: 0xf7fdfda3 │ │ │ │ vst1.16 {d27-d28}, [pc], r2 │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ ldrbmi r0, [r8], -r0, lsl #2 │ │ │ │ rscscs pc, r1, #64, 4 │ │ │ │ - @ instruction: 0xf94cf040 │ │ │ │ + @ instruction: 0xf914f040 │ │ │ │ blt fe8ed33c <__read_chk@plt+0xfe887f68> │ │ │ │ strne pc, [r8, #2271]! @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r3, #178176 @ 0x2b800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0942004 │ │ │ │ - @ instruction: 0xf7fcfa8f │ │ │ │ + @ instruction: 0xf7fcfa57 │ │ │ │ @ instruction: 0xf8dfbfe5 │ │ │ │ ldrbtmi r2, [sl], #-1424 @ 0xfffffa70 │ │ │ │ blt fed6d368 <__read_chk@plt+0xfed07f94> │ │ │ │ strne pc, [r8, #2271] @ 0x8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ @ instruction: 0x4623eb9a │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf0709400 │ │ │ │ - blls 26ec44 <__read_chk@plt+0x209870> │ │ │ │ + blls 26eb64 <__read_chk@plt+0x209790> │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ andsvs r8, ip, ip, ror #7 │ │ │ │ strls r9, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ @ instruction: 0xf43c2b00 │ │ │ │ @ instruction: 0xf7fcacdf │ │ │ │ stcls 15, cr11, [sl], {197} @ 0xc5 │ │ │ │ ldrbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ bl fe0ad380 <__read_chk@plt+0xfe047fac> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - blx 192b608 <__read_chk@plt+0x18c6234> │ │ │ │ + blx b2b608 <__read_chk@plt+0xac6234> │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ blls 25f278 <__read_chk@plt+0x1f9ea4> │ │ │ │ cmnvs ip, r8, lsr #4 │ │ │ │ strls r6, [sl], #-2074 @ 0xfffff7e6 │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ strtmi fp, [r0], -r5, lsr #31 │ │ │ │ - ldc2 1, cr15, [r0], #-488 @ 0xfffffe18 │ │ │ │ + blx fe8ab9c2 <__read_chk@plt+0xfe8465ee> │ │ │ │ svclt 0x006af7fe │ │ │ │ movwcc r9, #6930 @ 0x1b12 │ │ │ │ @ instruction: 0xf7fd9312 │ │ │ │ @ instruction: 0x4610bbfc │ │ │ │ mcr2 7, 4, pc, cr2, cr9, {7} @ │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @@ -10252,15 +10252,15 @@ │ │ │ │ svclt 0x00080f01 │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ strcs r8, [r1], -r2, asr #9 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldr sl, [r8], #3229 @ 0xc9d │ │ │ │ ldrbtne pc, [r7], #576 @ 0x240 @ │ │ │ │ stmiblt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf85cf0ce │ │ │ │ + @ instruction: 0xf824f0ce │ │ │ │ @ instruction: 0x4603ac36 │ │ │ │ stmdals r7, {r0, r2, r5, r8, fp, ip, pc} │ │ │ │ strls sl, [r0], #-2602 @ 0xfffff5d6 │ │ │ │ @ instruction: 0xfffef00d │ │ │ │ stmdacs r0, {r1, r2, r3, r5, ip, pc} │ │ │ │ svcge 0x00e5f47e │ │ │ │ svclt 0x00eaf7fe │ │ │ │ @@ -10273,28 +10273,28 @@ │ │ │ │ mcrrge 4, 7, pc, r9, cr12 @ │ │ │ │ strtne pc, [r8], #2271 @ 0x8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #38912 @ 0x9800 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0944610 │ │ │ │ - @ instruction: 0xf7fcfa07 │ │ │ │ + @ instruction: 0xf7fcf9cf │ │ │ │ blls 31e55c <__read_chk@plt+0x2b9188> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blls 24ff8c <__read_chk@plt+0x1eabb8> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b094ec <__read_chk@plt+0xaa4118> │ │ │ │ svclt 0x004af7fc │ │ │ │ ldrbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r1, #12, 22 @ 0x3000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0942010 │ │ │ │ - blls 26dc58 <__read_chk@plt+0x208884> │ │ │ │ + blls 26db78 <__read_chk@plt+0x2087a4> │ │ │ │ blls b09510 <__read_chk@plt+0xaa413c> │ │ │ │ svclt 0x0038f7fc │ │ │ │ bge b960d8 <__read_chk@plt+0xb30d04> │ │ │ │ blls 2d4164 <__read_chk@plt+0x26ed90> │ │ │ │ @ instruction: 0xf00c6958 │ │ │ │ @ instruction: 0xf897fd5b │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @@ -10316,103 +10316,103 @@ │ │ │ │ @ instruction: 0xf7fc6812 │ │ │ │ @ instruction: 0xf8dfbf0d │ │ │ │ andcs r1, r5, #4, 8 @ 0x4000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ b ff42d4e4 <__read_chk@plt+0xff3c8110> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - @ instruction: 0xf9b0f094 │ │ │ │ + @ instruction: 0xf978f094 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ ldmibmi r8!, {r0, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r1, #188, 20 @ 0xbc000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0942010 │ │ │ │ - blls 26dbb8 <__read_chk@plt+0x2087e4> │ │ │ │ + blls 26dad8 <__read_chk@plt+0x208704> │ │ │ │ blls b095b0 <__read_chk@plt+0xaa41dc> │ │ │ │ mcrlt 7, 7, pc, cr8, cr12, {7} @ │ │ │ │ bvs a89afc <__read_chk@plt+0xa24728> │ │ │ │ @ instruction: 0xf0cd4418 │ │ │ │ - stmvs r3, {r0, r1, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r2, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ blcs be178 <__read_chk@plt+0x58da4> │ │ │ │ cmnphi ip, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ andcs r9, r5, #2560 @ 0xa00 │ │ │ │ strtmi r4, [r0], -sl, ror #19 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #160, 20 @ 0xa0000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0944610 │ │ │ │ - blls 26db80 <__read_chk@plt+0x2087ac> │ │ │ │ + blls 26daa0 <__read_chk@plt+0x2086cc> │ │ │ │ blls b095e8 <__read_chk@plt+0xaa4214> │ │ │ │ mcrlt 7, 6, pc, cr12, cr12, {7} @ │ │ │ │ cmncs sp, r8, lsl r6 │ │ │ │ @ instruction: 0xf15b1c5e │ │ │ │ - strmi pc, [r3], -pc, asr #26 │ │ │ │ + @ instruction: 0x4603fd17 │ │ │ │ stmdacs r0, {r0, r3, r5, ip, pc} │ │ │ │ mvnshi pc, #0 │ │ │ │ @ instruction: 0xf8032200 │ │ │ │ @ instruction: 0xf7fe2b01 │ │ │ │ stmdbvs fp!, {r1, r2, r3, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - @ instruction: 0xff74f0cd │ │ │ │ + @ instruction: 0xff3cf0cd │ │ │ │ stmvs r3, {r4, r9, fp, ip, pc} │ │ │ │ bcs 100dc4 <__read_chk@plt+0x9b9f0> │ │ │ │ msrhi SPSR_x, r0 │ │ │ │ blcs be1d8 <__read_chk@plt+0x58e04> │ │ │ │ rschi pc, r9, #64, 4 │ │ │ │ andcs r9, r5, #2560 @ 0xa00 │ │ │ │ @ instruction: 0x462049d3 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #112, 20 @ 0x70000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0944610 │ │ │ │ - blls 26db20 <__read_chk@plt+0x20874c> │ │ │ │ + blls 26da40 <__read_chk@plt+0x20866c> │ │ │ │ blls b09648 <__read_chk@plt+0xaa4274> │ │ │ │ mrclt 7, 4, APSR_nzcv, cr12, cr12, {7} │ │ │ │ bvs a89b94 <__read_chk@plt+0xa247c0> │ │ │ │ @ instruction: 0xf0cd4418 │ │ │ │ - stmvs r3, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ blcc 240e04 <__read_chk@plt+0x1dba30> │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ stcls 1, cr8, [sl], {5} │ │ │ │ stmibmi r6, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ b 152d5dc <__read_chk@plt+0x14c8208> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - @ instruction: 0xf934f094 │ │ │ │ + @ instruction: 0xf8fcf094 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ ldcge 4, cr15, [r5], {63} @ 0x3f │ │ │ │ strtmi r9, [fp], -sl, lsl #28 │ │ │ │ ldrtmi r9, [r5], -sl, lsl #8 │ │ │ │ @ instruction: 0xf8dd9c19 │ │ │ │ ldrmi r9, [lr], -r4, lsr #32 │ │ │ │ strcc lr, [r1, #-3] │ │ │ │ @ instruction: 0xf43f45a8 │ │ │ │ @ instruction: 0xf8d9ac85 │ │ │ │ @ instruction: 0x46293014 │ │ │ │ @ instruction: 0xf0d16f18 │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9d0f3 │ │ │ │ @ instruction: 0x46293014 │ │ │ │ svcvs 0x00183c01 │ │ │ │ - mcr2 0, 7, pc, cr14, cr1, {6} @ │ │ │ │ + mrc2 0, 5, pc, cr6, cr1, {6} │ │ │ │ stmibmi pc!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ b 92d63c <__read_chk@plt+0x8c8268> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r4, r5, r1, lsr #12 │ │ │ │ - @ instruction: 0xf904f094 │ │ │ │ + @ instruction: 0xf8ccf094 │ │ │ │ @ instruction: 0xf0952078 │ │ │ │ - ldrdcs pc, [r2], -r9 │ │ │ │ + andcs pc, r2, r1, lsr #17 │ │ │ │ b ff62d654 <__read_chk@plt+0xff5c8280> │ │ │ │ mrclt 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ smlalscc pc, r9, sp, r8 @ │ │ │ │ ldrbtcs pc, [r2], #576 @ 0x240 @ │ │ │ │ mvnseq pc, #3 │ │ │ │ stmdalt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @@ -10425,20 +10425,20 @@ │ │ │ │ andcc r8, r1, #154 @ 0x9a │ │ │ │ bllt 162d6b4 <__read_chk@plt+0x15c82e0> │ │ │ │ andcs r4, r5, #2506752 @ 0x264000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldmib r4!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r3], -r2, lsr #12 │ │ │ │ @ instruction: 0x46204631 │ │ │ │ - @ instruction: 0xf8d6f094 │ │ │ │ + @ instruction: 0xf89ef094 │ │ │ │ strls r9, [sl], -r7, lsl #22 │ │ │ │ blls b09740 <__read_chk@plt+0xaa436c> │ │ │ │ mcrlt 7, 1, pc, cr0, cr12, {7} @ │ │ │ │ @ instruction: 0xf0cd4640 │ │ │ │ - @ instruction: 0xf897f96f │ │ │ │ + @ instruction: 0xf897f937 │ │ │ │ strdcs r3, [r0, -r4] │ │ │ │ @ instruction: 0xf023910a │ │ │ │ @ instruction: 0xf0430314 │ │ │ │ @ instruction: 0xf8870314 │ │ │ │ stmdbvs fp!, {r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ blls 2543a8 <__read_chk@plt+0x1eefd4> │ │ │ │ blls b09768 <__read_chk@plt+0xaa4394> │ │ │ │ @@ -10449,20 +10449,20 @@ │ │ │ │ ldrbtmi r4, [sl], #-2692 @ 0xfffff57c │ │ │ │ stmibmi r4, {r0, r1, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ strtmi lr, [r1], -r6, asr #19 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0942004 │ │ │ │ - ldrb pc, [r2, #2215]! @ 0x8a7 @ │ │ │ │ + ldrb pc, [r2, #2159]! @ 0x86f @ │ │ │ │ cmnvs fp, r3, lsl r4 │ │ │ │ ldrmi r2, [r8], #-2817 @ 0xfffff4ff │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ @ instruction: 0x932b3b01 │ │ │ │ - @ instruction: 0xf828f0cd │ │ │ │ + @ instruction: 0xfff0f0cc │ │ │ │ bcs 89cf0 <__read_chk@plt+0x2491c> │ │ │ │ stmdage r2!, {r0, r2, r3, r4, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ cmnvs ip, fp, lsr #20 │ │ │ │ strtls r4, [fp], #-1043 @ 0xfffffbed │ │ │ │ @ instruction: 0xf7fd622b │ │ │ │ bmi 1d9d7c8 <__read_chk@plt+0x1d383f4> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ @@ -10473,20 +10473,20 @@ │ │ │ │ stclge 6, cr15, [r4], #-764 @ 0xfffffd04 │ │ │ │ blcc ca024 <__read_chk@plt+0x64c50> │ │ │ │ movwcs r6, #555 @ 0x22b │ │ │ │ @ instruction: 0x932b616b │ │ │ │ blmi 1b688f4 <__read_chk@plt+0x1b03520> │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-16 │ │ │ │ - @ instruction: 0xf876f094 │ │ │ │ + @ instruction: 0xf83ef094 │ │ │ │ bllt fe22d78c <__read_chk@plt+0xfe1c83b8> │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ @ instruction: 0x4640bdbf │ │ │ │ - @ instruction: 0xf90ef0cd │ │ │ │ + @ instruction: 0xf8d6f0cd │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ tstpeq r4, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b696b │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @@ -10507,21 +10507,21 @@ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ subeq lr, r3, #2048 @ 0x800 │ │ │ │ blt fecad800 <__read_chk@plt+0xfec4842c> │ │ │ │ blls 51702c <__read_chk@plt+0x4b1c58> │ │ │ │ movwcc r6, #6177 @ 0x1821 │ │ │ │ ldmdbvs r3!, {r1, r4, r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf0d16f58 │ │ │ │ - ldmdbvs r2!, {r0, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbvs r2!, {r0, r3, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strmi r6, [r3], -r1, lsr #16 │ │ │ │ svcvs 0x00506aec │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccc 2, cr8, [r1], {23} │ │ │ │ @ instruction: 0xf0d162ec │ │ │ │ - blvs feb6f044 <__read_chk@plt+0xfeb09c70> │ │ │ │ + blvs feb6ef64 <__read_chk@plt+0xfeb09b90> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ blls 290538 <__read_chk@plt+0x22b164> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x069e3117 │ │ │ │ addshi pc, r1, r0, asr #2 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @@ -10542,74 +10542,74 @@ │ │ │ │ orrhi pc, r5, r0 │ │ │ │ andcs r9, r5, #2560 @ 0xa00 │ │ │ │ strtmi r4, [r0], -r9, lsr #18 │ │ │ │ @ instruction: 0xf7f54479 │ │ │ │ andcs lr, r4, #12, 18 @ 0x30000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0934610 │ │ │ │ - blls 26f858 <__read_chk@plt+0x20a484> │ │ │ │ + blls 26f778 <__read_chk@plt+0x20a3a4> │ │ │ │ blls b09910 <__read_chk@plt+0xaa453c> │ │ │ │ ldclt 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ strcs fp, [r2], -ip, lsl #30 │ │ │ │ @ instruction: 0xf7ff2601 │ │ │ │ svclt 0x0000ba47 │ │ │ │ - @ instruction: 0x001dbbd0 │ │ │ │ - andseq fp, sp, ip, ror fp │ │ │ │ - andseq fp, sp, ip, ror lr │ │ │ │ - andseq fp, sp, lr, lsr #28 │ │ │ │ - andseq fp, sp, r8, lsl sp │ │ │ │ - andseq fp, sp, r0, ror #22 │ │ │ │ - andseq fp, sp, r6, lsl #13 │ │ │ │ - andseq fp, sp, r6, lsr #28 │ │ │ │ - @ instruction: 0x001dbeb6 │ │ │ │ - andseq fp, sp, r6, lsr ip │ │ │ │ - mulseq sp, ip, ip │ │ │ │ - andseq fp, sp, r6, asr #25 │ │ │ │ - andseq fp, sp, ip, asr #18 │ │ │ │ - andseq fp, sp, ip, ror #8 │ │ │ │ - eoreq r6, r2, lr, asr r5 │ │ │ │ - @ instruction: 0x001db5f8 │ │ │ │ - andseq sl, sp, r6, asr #26 │ │ │ │ - andseq fp, sp, ip, lsr #6 │ │ │ │ - andseq fp, sp, r0, lsl #16 │ │ │ │ - andseq fp, sp, r2, ror #4 │ │ │ │ - andseq fp, sp, r8, ror r7 │ │ │ │ - andseq fp, sp, r4, lsl sl │ │ │ │ - andseq fp, sp, r0, lsl r8 │ │ │ │ - @ instruction: 0x001db7d6 │ │ │ │ - ldrheq fp, [sp], -r2 │ │ │ │ - andseq fp, sp, sl, ror #5 │ │ │ │ - strhteq r6, [r2], -r2 │ │ │ │ - andseq fp, sp, ip, lsr #10 │ │ │ │ - eoreq r6, r2, r8, ror #2 │ │ │ │ - andseq fp, sp, r6, lsr r5 │ │ │ │ - andseq fp, sp, r8, lsl #10 │ │ │ │ - stc2 0, cr15, [ip, #820]! @ 0x334 │ │ │ │ + andseq fp, sp, r8, lsr #21 │ │ │ │ + andseq fp, sp, r4, asr sl │ │ │ │ + andseq fp, sp, r4, asr sp │ │ │ │ + andseq fp, sp, r6, lsl #26 │ │ │ │ + @ instruction: 0x001dbbf0 │ │ │ │ + andseq fp, sp, r8, lsr sl │ │ │ │ + andseq fp, sp, lr, asr r5 │ │ │ │ + @ instruction: 0x001dbcfe │ │ │ │ + andseq fp, sp, lr, lsl #27 │ │ │ │ + andseq fp, sp, lr, lsl #22 │ │ │ │ + andseq fp, sp, r4, ror fp │ │ │ │ + mulseq sp, lr, fp │ │ │ │ + andseq fp, sp, r4, lsr #16 │ │ │ │ + andseq fp, sp, r4, asr #6 │ │ │ │ + eoreq r6, r2, r2, lsl #8 │ │ │ │ + @ instruction: 0x001db4d0 │ │ │ │ + andseq sl, sp, lr, lsl ip │ │ │ │ + andseq fp, sp, r4, lsl #4 │ │ │ │ + @ instruction: 0x001db6d8 │ │ │ │ + andseq fp, sp, sl, lsr r1 │ │ │ │ + andseq fp, sp, r0, asr r6 │ │ │ │ + andseq fp, sp, ip, ror #17 │ │ │ │ + andseq fp, sp, r8, ror #13 │ │ │ │ + andseq fp, sp, lr, lsr #13 │ │ │ │ + andseq sl, sp, sl, lsl #31 │ │ │ │ + andseq fp, sp, r2, asr #3 │ │ │ │ + eoreq r6, r2, r6, asr r0 │ │ │ │ + andseq fp, sp, r4, lsl #8 │ │ │ │ + eoreq r6, r2, ip │ │ │ │ + andseq fp, sp, lr, lsl #8 │ │ │ │ + andseq fp, sp, r0, ror #7 │ │ │ │ + ldc2l 0, cr15, [r4, #-820]! @ 0xfffffccc │ │ │ │ stmvs r2, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a05 │ │ │ │ @ instruction: 0xf8df8176 │ │ │ │ andcs r1, r5, #188, 14 @ 0x2f00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stmia ip!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - @ instruction: 0xff8ef093 │ │ │ │ + @ instruction: 0xff56f093 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ stmdbvs r8!, {r0, r3, r4, r6, r7, sl, fp, ip, sp, pc}^ │ │ │ │ bvs b59e24 <__read_chk@plt+0xaf4a50> │ │ │ │ @ instruction: 0xf7fb4418 │ │ │ │ @ instruction: 0x9e2df913 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ and sl, r4, r5, ror #30 │ │ │ │ blcs be5a0 <__read_chk@plt+0x591cc> │ │ │ │ orrhi pc, r5, #64, 4 │ │ │ │ ldrtmi r3, [r0], -r1, lsl #12 │ │ │ │ - stc2 0, cr15, [r2, #820] @ 0x334 │ │ │ │ + stc2l 0, cr15, [sl, #-820] @ 0xfffffccc │ │ │ │ blcs 409ba0 <__read_chk@plt+0x3a47cc> │ │ │ │ cmn sp, #244, 2 @ 0x3d │ │ │ │ b fe4ad970 <__read_chk@plt+0xfe44859c> │ │ │ │ bl fead5dc0 <__read_chk@plt+0xfea709ec> │ │ │ │ ldrbmi r0, [r0], -r0, lsl #4 │ │ │ │ ldmib sl, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdge pc, [r0], #141 @ 0x8d │ │ │ │ @@ -10620,15 +10620,15 @@ │ │ │ │ @ instruction: 0xf7fee9d0 │ │ │ │ blls 25f9b0 <__read_chk@plt+0x1fa5dc> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b09a34 <__read_chk@plt+0xaa4660> │ │ │ │ stclt 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ stmdavs r1!, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x6ed8695b │ │ │ │ - stc2 0, cr15, [sl, #-836] @ 0xfffffcbc │ │ │ │ + ldc2l 0, cr15, [r2], {209} @ 0xd1 │ │ │ │ bllt 92d9dc <__read_chk@plt+0x8c8608> │ │ │ │ cmnvs sl, r0, lsl #20 │ │ │ │ stmdbge fp!, {r0, r2, r3, r4, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff2300 │ │ │ │ @ instruction: 0x4610baf5 │ │ │ │ blx 202d9da <__read_chk@plt+0x1fc8606> │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ @@ -10644,15 +10644,15 @@ │ │ │ │ ldrbtmi r4, [lr], #-1696 @ 0xfffff960 │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ stmdavs r8!, {r1, r6, r9, sl, lr} │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ blne ff0add7c <__read_chk@plt+0xff0489a8> │ │ │ │ ldrtmi r4, [r3], -r0, lsr #8 │ │ │ │ strvc pc, [r8], #1284 @ 0x504 │ │ │ │ - @ instruction: 0xff20f0cd │ │ │ │ + cdp2 0, 14, cr15, cr8, cr13, {6} │ │ │ │ strbmi r6, [r3, #-2219] @ 0xfffff755 │ │ │ │ blls 266dfc <__read_chk@plt+0x201a28> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b09ab4 <__read_chk@plt+0xaa46e0> │ │ │ │ stcllt 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ stmiavs r9!, {r1, r3, r5, r7, fp, sp, lr}^ │ │ │ │ subeq lr, r2, #2048 @ 0x800 │ │ │ │ @@ -10678,84 +10678,84 @@ │ │ │ │ @ instruction: 0xf8df3036 │ │ │ │ bge dfd44c <__read_chk@plt+0xd98078> │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ stcge 14, cr10, [lr, #-196]! @ 0xffffff3c │ │ │ │ muleq r3, r2, r8 │ │ │ │ @ instruction: 0x462a4633 │ │ │ │ - blx fe0abe20 <__read_chk@plt+0xfe046a4c> │ │ │ │ + blx 12abe20 <__read_chk@plt+0x1246a4c> │ │ │ │ bicslt r9, r8, lr, lsr #16 │ │ │ │ ldrtls r9, [r3], #-2832 @ 0xfffff4f0 │ │ │ │ @ instruction: 0xf0002b09 │ │ │ │ blls 49052c <__read_chk@plt+0x42b158> │ │ │ │ @ instruction: 0xf0002b0a │ │ │ │ @ instruction: 0xf7f58269 │ │ │ │ strdeq lr, [r4], r0 │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ - blx 8ac0d0 <__read_chk@plt+0x846cfc> │ │ │ │ + @ instruction: 0xf990f17a │ │ │ │ strtmi r9, [r1], -lr, lsr #20 │ │ │ │ @ instruction: 0xf0d79032 │ │ │ │ - blls d2f3f8 <__read_chk@plt+0xcca024> │ │ │ │ + blls d2f318 <__read_chk@plt+0xcc9f44> │ │ │ │ @ instruction: 0xf0004283 │ │ │ │ ldmdage r2!, {r1, r2, r6, r7, r9, pc} │ │ │ │ - @ instruction: 0xf89cf17a │ │ │ │ + @ instruction: 0xf80cf17a │ │ │ │ tstlt r3, r0, lsr fp │ │ │ │ @ instruction: 0xf17aa830 │ │ │ │ - ldmdals r1!, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r1!, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfb158 │ │ │ │ andcs r3, r4, #4, 12 @ 0x400000 │ │ │ │ mrscs r9, (UNDEF: 3) │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - blx fefac06a <__read_chk@plt+0xfef46c96> │ │ │ │ - @ instruction: 0xf17a4630 │ │ │ │ - stmdals lr!, {r0, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ + blx fe1ac06a <__read_chk@plt+0xfe146c96> │ │ │ │ + @ instruction: 0xf1794630 │ │ │ │ + stmdals lr!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stclt 7, cr15, [r1], {252} @ 0xfc │ │ │ │ stmiavs r3!, {r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ bl 89bcc <__read_chk@plt+0x247f8> │ │ │ │ bne ffe0be78 <__read_chk@plt+0xffda6aa4> │ │ │ │ rsbeq lr, r0, r6, lsr #23 │ │ │ │ mrc2 7, 0, pc, cr10, cr10, {7} │ │ │ │ bne e01350 <__read_chk@plt+0xd9bf7c> │ │ │ │ blt ffdadb44 <__read_chk@plt+0xffd48770> │ │ │ │ strbne pc, [ip, #2271] @ 0x8df @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ strtmi lr, [r1], -ip, lsr #31 │ │ │ │ andcs r4, r1, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - @ instruction: 0xf7fefe8d │ │ │ │ + @ instruction: 0xf7fefe55 │ │ │ │ ldmdavs sl, {r0, r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ bllt 6db5c <__read_chk@plt+0x8788> │ │ │ │ tstcs r0, r4, lsl #4 │ │ │ │ @ instruction: 0xf0934610 │ │ │ │ - strtmi pc, [r0], -r3, lsl #29 │ │ │ │ - @ instruction: 0xf85ef17a │ │ │ │ + strtmi pc, [r0], -fp, asr #28 │ │ │ │ + @ instruction: 0xffcef179 │ │ │ │ mrrclt 7, 15, pc, r2, cr14 @ │ │ │ │ @ instruction: 0xf7fba92d │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81b5f000 │ │ │ │ @ instruction: 0xf7ff9e2d │ │ │ │ vmlsls.f32 s22, s18, s23 │ │ │ │ stmdavs r1!, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ tstls r2, #67108864 @ 0x4000000 │ │ │ │ svcvs 0x00186973 │ │ │ │ - blx fff2beea <__read_chk@plt+0xffec6b16> │ │ │ │ + blx ff12beea <__read_chk@plt+0xff0c6b16> │ │ │ │ @ instruction: 0x46036972 │ │ │ │ svcvs 0x00106821 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf0d180ba │ │ │ │ - blls 6eecbc <__read_chk@plt+0x6898e8> │ │ │ │ + blls 6eebdc <__read_chk@plt+0x689808> │ │ │ │ tstls r9, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ movwls r0, #43355 @ 0xa95b │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ bvs b5ea6c <__read_chk@plt+0xaf9698> │ │ │ │ ldrmi r6, [r8], #-2408 @ 0xfffff698 │ │ │ │ - cdp2 0, 14, cr15, cr6, cr13, {6} │ │ │ │ + cdp2 0, 10, cr15, cr14, cr13, {6} │ │ │ │ rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ strmi r6, [r1], -fp, ror #18 │ │ │ │ mlals sp, r0, r2, r4 │ │ │ │ bvs b23c28 <__read_chk@plt+0xabe854> │ │ │ │ addmi r1, r1, #208, 16 @ 0xd00000 │ │ │ │ bne fe363c20 <__read_chk@plt+0xfe2fe84c> │ │ │ │ @@ -10769,39 +10769,39 @@ │ │ │ │ strbt r4, [sl], #-1555 @ 0xfffff9ed │ │ │ │ strne pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, r4, #280 @ 0x118 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0934610 │ │ │ │ - @ instruction: 0xf7fcfe27 │ │ │ │ + @ instruction: 0xf7fcfdef │ │ │ │ @ instruction: 0xf8dfb85a │ │ │ │ andcs r1, r0, ip, ror #9 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, r4, #56, 30 @ 0xe0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0934610 │ │ │ │ - blls 26f4b0 <__read_chk@plt+0x20a0dc> │ │ │ │ + blls 26f3d0 <__read_chk@plt+0x209ffc> │ │ │ │ blls b09cb8 <__read_chk@plt+0xaa48e4> │ │ │ │ bllt 19adc44 <__read_chk@plt+0x1948870> │ │ │ │ rscvs r1, fp, #25344 @ 0x6300 │ │ │ │ - blx ff32bfa2 <__read_chk@plt+0xff2c6bce> │ │ │ │ + blx fe52bfa2 <__read_chk@plt+0xfe4c6bce> │ │ │ │ bvs b4a200 <__read_chk@plt+0xae4e2c> │ │ │ │ ldrmi sl, [r8], #-2349 @ 0xfffff6d3 │ │ │ │ @ instruction: 0xff9af7fa │ │ │ │ ldmdblt r0!, {r0, r2, r3, r5, r9, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ blls 24fff0 <__read_chk@plt+0x1eac1c> │ │ │ │ mrsls r2, (UNDEF: 26) │ │ │ │ blls b09ce4 <__read_chk@plt+0xaa4910> │ │ │ │ bllt 142dc70 <__read_chk@plt+0x13c889c> │ │ │ │ blcs be8a0 <__read_chk@plt+0x594cc> │ │ │ │ rscshi pc, ip, r0, asr #4 │ │ │ │ ldrtmi r3, [r0], -r1, lsl #12 │ │ │ │ - stc2 0, cr15, [r2], {205} @ 0xcd │ │ │ │ + blx ff32bfc6 <__read_chk@plt+0xff2c6bf2> │ │ │ │ blcs 409ea0 <__read_chk@plt+0x3a4acc> │ │ │ │ mcrls 1, 1, sp, cr13, cr4, {7} │ │ │ │ stmibvs sl!, {r0, r3, r5, r9, fp, sp, lr}^ │ │ │ │ smcvs 45475 @ 0xb1a3 │ │ │ │ blle ff9406f0 <__read_chk@plt+0xff8db31c> │ │ │ │ ldrmi r1, [r1], #-2715 @ 0xfffff565 │ │ │ │ @ instruction: 0x616b429a │ │ │ │ @@ -10811,20 +10811,20 @@ │ │ │ │ eorvs r4, fp, #184549376 @ 0xb000000 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ ldmne r4, {r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrtmi r1, [r0], -r6, ror #24 │ │ │ │ - blx ff82c00e <__read_chk@plt+0xff7c6c3a> │ │ │ │ + blx fea2c00e <__read_chk@plt+0xfe9c6c3a> │ │ │ │ blcs 409ee8 <__read_chk@plt+0x3a4b14> │ │ │ │ and sp, r7, r1, lsl #2 │ │ │ │ stcne 6, cr3, [r0], #4 │ │ │ │ @ instruction: 0xf0cd4634 │ │ │ │ - stmvs r3, {r0, r2, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mvnsle r2, lr, lsl #22 │ │ │ │ stmibvs r9!, {r1, r3, r5, r9, fp, sp, lr}^ │ │ │ │ addsmi r1, r9, #667648 @ 0xa3000 │ │ │ │ stmdbcc r1, {r2, r4, r5, sl, fp, ip, lr, pc} │ │ │ │ stmdbvs r9!, {r0, r1, r3, r4, r6, r9, fp, ip}^ │ │ │ │ strtle r1, [pc], #-2761 @ 6fd04 <__read_chk@plt+0xa930> │ │ │ │ @ instruction: 0xf897441a │ │ │ │ @@ -10832,79 +10832,79 @@ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0x932b2300 │ │ │ │ blls 254944 <__read_chk@plt+0x1ef570> │ │ │ │ ldmdavs sl, {r0, r3, r5, r6, r8, sp, lr} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ @ instruction: 0xf0d1bafb │ │ │ │ - blls 6eeab8 <__read_chk@plt+0x6896e4> │ │ │ │ + blls 6ee9d8 <__read_chk@plt+0x689604> │ │ │ │ @ instruction: 0xf283fab3 │ │ │ │ tstls r9, #67108864 @ 0x4000000 │ │ │ │ movwls r0, #43347 @ 0xa953 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ ldmibmi r8!, {r0, r2, r3, r5, r6, r7, r9, fp, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ bls 2eb810 <__read_chk@plt+0x28643c> │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ andls r6, r0, #13762560 @ 0xd20000 │ │ │ │ ldrmi r2, [r0], -r4, lsl #4 │ │ │ │ - blx fe7ac2a8 <__read_chk@plt+0xfe746ed4> │ │ │ │ + blx 19ac2a8 <__read_chk@plt+0x1946ed4> │ │ │ │ blt e6dd60 <__read_chk@plt+0xe0898c> │ │ │ │ andcs r4, r5, #240, 18 @ 0x3c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 4, APSR_nzcv, cr14, cr4, {7} │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - stc2 0, cr15, [r0, #588] @ 0x24c │ │ │ │ + stc2l 0, cr15, [r8, #-588] @ 0xfffffdb4 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ strcs fp, [r2], -r9, asr #21 │ │ │ │ svclt 0x00dcf7fe │ │ │ │ andcs r4, r5, #3768320 @ 0x398000 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ stmdbls r9!, {r1, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r4, #3145728 @ 0x300000 │ │ │ │ strls r2, [r0], -r5 │ │ │ │ - blx 1eac2f0 <__read_chk@plt+0x1e46f1c> │ │ │ │ + blx 10ac2f0 <__read_chk@plt+0x1046f1c> │ │ │ │ tstlt r3, r2, lsr fp │ │ │ │ @ instruction: 0xf1794620 │ │ │ │ - blls d6fac0 <__read_chk@plt+0xd0a6ec> │ │ │ │ + blls d6f880 <__read_chk@plt+0xd0a4ac> │ │ │ │ @ instruction: 0x4648b113 │ │ │ │ - @ instruction: 0xff3ef179 │ │ │ │ + mcr2 1, 5, pc, cr14, cr9, {3} @ │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ blls 81e870 <__read_chk@plt+0x7b949c> │ │ │ │ ldmdbvs fp, {r3, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7f74418 │ │ │ │ strmi pc, [r1], -sp, ror #29 │ │ │ │ subscs sl, r0, #71680 @ 0x11800 │ │ │ │ stmdavs r9, {r3, r4, r9, sl, lr} │ │ │ │ stmdb r4!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ msrmi SPSR_f, sp, lsl #17 │ │ │ │ - blx 1bac438 <__read_chk@plt+0x1b47064> │ │ │ │ + @ instruction: 0xf9dcf193 │ │ │ │ blt fe86dde0 <__read_chk@plt+0xfe808a0c> │ │ │ │ andcs r4, r5, #3391488 @ 0x33c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 2, APSR_nzcv, cr8, cr4, {7} │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - ldc2 0, cr15, [sl, #-588]! @ 0xfffffdb4 │ │ │ │ + stc2 0, cr15, [r2, #-588] @ 0xfffffdb4 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ @ instruction: 0x9c1eba83 │ │ │ │ stmdbvs r3!, {r1, r2, r9, sl, lr}^ │ │ │ │ ldrmi r6, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ mcr2 7, 6, pc, cr6, cr7, {7} @ │ │ │ │ ldrtmi r6, [r1], -r2, lsr #18 │ │ │ │ - stc2 0, cr15, [ip], #-808 @ 0xfffffcd8 │ │ │ │ + blx ffdac156 <__read_chk@plt+0xffd46d82> │ │ │ │ blt 206de20 <__read_chk@plt+0x2008a4c> │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ blcs 8a0ec <__read_chk@plt+0x24d18> │ │ │ │ blls 25fdbc <__read_chk@plt+0x1fa9e8> │ │ │ │ blls b09eb0 <__read_chk@plt+0xaa4adc> │ │ │ │ @@ -10913,53 +10913,53 @@ │ │ │ │ ldrtmi r2, [r4], -r0, lsl #12 │ │ │ │ @ instruction: 0xf8d744f8 │ │ │ │ @ instruction: 0x463235d4 │ │ │ │ strcc r6, [r1], -r8, lsr #16 │ │ │ │ blne ff0ae1b0 <__read_chk@plt+0xff048ddc> │ │ │ │ strbmi r4, [r3], -r0, lsr #8 │ │ │ │ strvc pc, [r8], #1284 @ 0x504 │ │ │ │ - stc2 0, cr15, [r6, #-820] @ 0xfffffccc │ │ │ │ + stc2l 0, cr15, [lr], {205} @ 0xcd │ │ │ │ adcsmi r6, r2, #11141120 @ 0xaa0000 │ │ │ │ blls 267234 <__read_chk@plt+0x201e60> │ │ │ │ blls b09ee4 <__read_chk@plt+0xaa4b10> │ │ │ │ blt 142de70 <__read_chk@plt+0x13c8a9c> │ │ │ │ str r9, [r9, -sp, lsr #12] │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r1, r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ @ instruction: 0x9c0aba45 │ │ │ │ stmibmi r8!, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ mcr 7, 0, pc, cr6, cr4, {7} @ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - stc2l 0, cr15, [r8], #588 @ 0x24c │ │ │ │ + ldc2 0, cr15, [r0], #588 @ 0x24c │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fc9b2a │ │ │ │ stmdbvs fp!, {r0, r1, r4, r5, r9, fp, ip, sp, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - stc2l 0, cr15, [sl], #-816 @ 0xfffffcd0 │ │ │ │ + ldc2 0, cr15, [r2], #-816 @ 0xfffffcd0 │ │ │ │ strmi r6, [r6], -fp, ror #21 │ │ │ │ @ instruction: 0xf0ccb383 │ │ │ │ - stmdbvs fp!, {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs fp!, {r0, r1, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrmi r6, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ - stc2l 0, cr15, [r0], #-816 @ 0xfffffcd0 │ │ │ │ + stc2 0, cr15, [r8], #-816 @ 0xfffffcd0 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ stmdbvs r2, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a25 │ │ │ │ blcs d01e0 <__read_chk@plt+0x6ae0c> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ @ instruction: 0x932b3b01 │ │ │ │ stmdbvs ip!, {r3, r5, r7, sl, sp, lr, pc}^ │ │ │ │ ldrmi r6, [ip], #-2603 @ 0xfffff5d5 │ │ │ │ stccc 0, cr14, [r1], {-0} │ │ │ │ @ instruction: 0xf0cd4620 │ │ │ │ - stmvs r3, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mvnsle r2, sp, lsl #22 │ │ │ │ @ instruction: 0xf7fa4620 │ │ │ │ stmibvs sl!, {r0, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46041a33 │ │ │ │ @ instruction: 0xf6ff4293 │ │ │ │ bne fe75a1b4 <__read_chk@plt+0xfe6f4de0> │ │ │ │ ldrmi r3, [ip], #-769 @ 0xfffffcff │ │ │ │ @@ -10971,17 +10971,17 @@ │ │ │ │ cdpls 0, 0, cr0, cr10, cr15, {0} │ │ │ │ andcs r4, r5, #2080768 @ 0x1fc000 │ │ │ │ @ instruction: 0x63ae4630 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, r2, #11392 @ 0x2c80 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - @ instruction: 0x4631fc93 │ │ │ │ + @ instruction: 0x4631fc5b │ │ │ │ @ instruction: 0xf0cca836 │ │ │ │ - stmibvs fp!, {r0, r1, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs fp!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ submi r1, r0, #88 @ 0x58 │ │ │ │ stc2 7, cr15, [r4], {250} @ 0xfa │ │ │ │ cmnvs fp, r3, asr #4 │ │ │ │ @ instruction: 0xf8974632 │ │ │ │ @ instruction: 0x962b30f4 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @@ -10993,54 +10993,54 @@ │ │ │ │ strmi lr, [r6], -r4, lsr #32 │ │ │ │ subsle r2, r2, fp, lsl #22 │ │ │ │ teqls r6, #67108864 @ 0x4000000 │ │ │ │ bvs 696c18 <__read_chk@plt+0x631844> │ │ │ │ ldrmi r6, [r8], #-2395 @ 0xfffff6a5 │ │ │ │ mcr2 7, 0, pc, cr4, cr7, {7} @ │ │ │ │ ldrb r9, [ip, #-55]! @ 0xffffffc9 │ │ │ │ - @ instruction: 0xf98af193 │ │ │ │ + @ instruction: 0xf8faf193 │ │ │ │ eorsls r9, r2, r1, lsr #22 │ │ │ │ @ instruction: 0x4601ac33 │ │ │ │ @ instruction: 0xf8d34620 │ │ │ │ @ instruction: 0xf19b22a4 │ │ │ │ - ldmdage r2!, {r0, r1, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - mrc2 1, 1, pc, cr8, cr9, {3} │ │ │ │ + ldmdage r2!, {r0, r1, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [r8, #484]! @ 0x1e4 │ │ │ │ blcs 96c98 <__read_chk@plt+0x318c4> │ │ │ │ ldcge 4, cr15, [r8, #252] @ 0xfc │ │ │ │ @ instruction: 0xf1794628 │ │ │ │ - bmi 172f89c <__read_chk@plt+0x16ca4c8> │ │ │ │ + bmi 172f65c <__read_chk@plt+0x16ca288> │ │ │ │ blmi 1716414 <__read_chk@plt+0x16b1040> │ │ │ │ stmpl sl, {r0, r1, r4, r5, fp, ip, pc} │ │ │ │ andls r4, r6, #2063597568 @ 0x7b000000 │ │ │ │ vst1.8 {d20-d22}, [pc :64], r1 │ │ │ │ @ instruction: 0xf0cd42a0 │ │ │ │ - @ instruction: 0xf193fe37 │ │ │ │ - strmi pc, [r3], -r9, ror #18 │ │ │ │ + @ instruction: 0xf193fdff │ │ │ │ + @ instruction: 0x4603f8d9 │ │ │ │ @ instruction: 0x932e4620 │ │ │ │ - blx ff8ac624 <__read_chk@plt+0xff847250> │ │ │ │ + blx 14ac624 <__read_chk@plt+0x1447250> │ │ │ │ @ instruction: 0xf193e580 │ │ │ │ - blls 8ee588 <__read_chk@plt+0x8891b4> │ │ │ │ + blls 8ee348 <__read_chk@plt+0x888f74> │ │ │ │ ldcge 0, cr9, [r3], #-200 @ 0xffffff38 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - mrc2 1, 1, pc, cr2, cr11, {4} │ │ │ │ + stc2 1, cr15, [r2, #620]! @ 0x26c │ │ │ │ @ instruction: 0xf179a832 │ │ │ │ - blls d6f858 <__read_chk@plt+0xd0a484> │ │ │ │ + blls d6f618 <__read_chk@plt+0xd0a244> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strtmi sl, [r8], -pc, ror #26 │ │ │ │ - mcr2 1, 0, pc, cr8, cr9, {3} @ │ │ │ │ + ldc2l 1, cr15, [r8, #-484]! @ 0xfffffe1c │ │ │ │ stmdbls lr, {r0, r2, r6, r8, r9, fp, lr} │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmiapl fp, {r0, r1, r4, r5, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r6, lsl #6 │ │ │ │ - ldc2l 0, cr15, [r2, #820] @ 0x334 │ │ │ │ + ldc2 0, cr15, [sl, #820] @ 0x334 │ │ │ │ blls 9a9f9c <__read_chk@plt+0x944bc8> │ │ │ │ @ instruction: 0xf8de4631 │ │ │ │ teqls r6, #20 │ │ │ │ - @ instruction: 0xf9b0f0cd │ │ │ │ + @ instruction: 0xf978f0cd │ │ │ │ str r9, [sl, #-55]! @ 0xffffffc9 │ │ │ │ @ instruction: 0xf7fc940f │ │ │ │ @ instruction: 0xf7f4bf38 │ │ │ │ stccs 12, cr14, [r0], {178} @ 0xb2 │ │ │ │ stcge 4, cr15, [r9], {61} @ 0x3d │ │ │ │ stmdblt sp, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ pushge {r3, r5, r9, fp, sp, lr} │ │ │ │ @@ -11048,15 +11048,15 @@ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ blge ffb2d170 <__read_chk@plt+0xffac7d9c> │ │ │ │ bvs b5692c <__read_chk@plt+0xaf1558> │ │ │ │ ldrdvs r1, [fp, #-163]! @ 0xffffff5d │ │ │ │ blle 9bac80 <__read_chk@plt+0x9558ac> │ │ │ │ @ instruction: 0xf7ff932b │ │ │ │ strtmi fp, [r8], -r1, ror #23 │ │ │ │ - ldc2l 1, cr15, [r6, #484] @ 0x1e4 │ │ │ │ + stc2l 1, cr15, [r6, #-484] @ 0xfffffe1c │ │ │ │ @ instruction: 0x932e9b32 │ │ │ │ @ instruction: 0x962de536 │ │ │ │ blls bca93c <__read_chk@plt+0xb65568> │ │ │ │ bne 174a844 <__read_chk@plt+0x16e5470> │ │ │ │ addsmi r6, r3, #-1073741798 @ 0xc000001a │ │ │ │ blge ff52dca0 <__read_chk@plt+0xff4c88cc> │ │ │ │ ldrmi r1, [r1], #-2715 @ 0xfffff565 │ │ │ │ @@ -11071,53 +11071,53 @@ │ │ │ │ ldrb r2, [r9, r0, lsl #6] │ │ │ │ eorvs r2, sl, #0, 6 │ │ │ │ @ instruction: 0x932b616b │ │ │ │ bllt feeae0d4 <__read_chk@plt+0xfee48d00> │ │ │ │ andcs r4, r2, fp, lsl sl │ │ │ │ ldrbtmi r4, [sl], #-2331 @ 0xfffff6e5 │ │ │ │ @ instruction: 0xf1724479 │ │ │ │ - blmi 72fe3c <__read_chk@plt+0x6caa68> │ │ │ │ + blmi 72fbfc <__read_chk@plt+0x6ca828> │ │ │ │ ldmpl r3, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r8, lsl #6 │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0x9323931d │ │ │ │ tstls r7, r9, lsl #16 │ │ │ │ @ instruction: 0xf7fb600b │ │ │ │ svclt 0x0000bdb6 │ │ │ │ - mulseq sp, sl, r1 │ │ │ │ + andseq fp, sp, r2, ror r0 │ │ │ │ @ instruction: 0xffff7e2b │ │ │ │ - eoreq r5, r2, sl, asr #28 │ │ │ │ + eoreq r5, r2, lr, ror #25 │ │ │ │ @ instruction: 0xffff80e5 │ │ │ │ - eorseq sl, r3, sl, lsr #3 │ │ │ │ - @ instruction: 0x001daef4 │ │ │ │ - andseq sl, sp, r0, asr fp │ │ │ │ - andseq sl, sp, r0, ror lr │ │ │ │ - andseq sl, sp, r4, asr #24 │ │ │ │ - andseq sl, sp, sl, lsl #31 │ │ │ │ - @ instruction: 0x001dadf8 │ │ │ │ - andseq sl, sp, r6, ror #29 │ │ │ │ + eorseq sl, r3, lr, lsr r0 │ │ │ │ + andseq sl, sp, ip, asr #27 │ │ │ │ + andseq sl, sp, r8, lsr #20 │ │ │ │ + andseq sl, sp, r8, asr #26 │ │ │ │ + andseq sl, sp, ip, lsl fp │ │ │ │ + andseq sl, sp, r2, ror #28 │ │ │ │ + @ instruction: 0x001dacd0 │ │ │ │ + @ instruction: 0x001dadbe │ │ │ │ @ instruction: 0xffff79f5 │ │ │ │ - @ instruction: 0x001daed6 │ │ │ │ - andseq r9, sp, r8, lsr #29 │ │ │ │ + andseq sl, sp, lr, lsr #27 │ │ │ │ + andseq r9, sp, r0, lsl #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mlaseq r0, r8, r2, r6 │ │ │ │ - andseq sl, sp, sl, lsl #12 │ │ │ │ - andseq sl, sp, r8, lsl r6 │ │ │ │ + eorseq r6, r0, ip, lsr r1 │ │ │ │ + andseq sl, sp, r2, ror #9 │ │ │ │ + @ instruction: 0x001da4f0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc735c <__read_chk@plt+0xfeb61f88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r0!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ bmi 89c378 <__read_chk@plt+0x836fa4> │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ andcc lr, r2, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf1724614 │ │ │ │ - @ instruction: 0xf10fff0b │ │ │ │ - blmi 76e9b4 <__read_chk@plt+0x7095e0> │ │ │ │ + @ instruction: 0xf10ffe7b │ │ │ │ + blmi 76e8d4 <__read_chk@plt+0x709500> │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ ldmiblt r8!, {r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #24, 22 @ 0x6000 │ │ │ │ andcs r9, r1, r3, lsl #24 │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r8, fp, lr}^ │ │ │ │ andsvs r4, r8, r9, ror r4 │ │ │ │ @@ -11130,44 +11130,44 @@ │ │ │ │ subsvs r4, r3, fp, ror r4 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andcs r4, r5, #245760 @ 0x3c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldcl 7, cr15, [r2], #-976 @ 0xfffffc30 │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r4, r5, lsl #2 │ │ │ │ - blx 15ac422 <__read_chk@plt+0x154704e> │ │ │ │ + blx 7ac422 <__read_chk@plt+0x74704e> │ │ │ │ andcs r4, r1, sl, lsl #18 │ │ │ │ @ instruction: 0xf1724479 │ │ │ │ - @ instruction: 0xf0d5fed9 │ │ │ │ - bfi pc, r5, #17, #3 @ │ │ │ │ - andseq sl, sp, sl, ror #29 │ │ │ │ + @ instruction: 0xf0d5fe49 │ │ │ │ + @ instruction: 0xe7d3f85d │ │ │ │ + andseq sl, sp, r2, asr #27 │ │ │ │ eorseq lr, sl, r6, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - andseq fp, sp, r0, lsl ip │ │ │ │ + andseq fp, sp, r8, ror #21 │ │ │ │ @ instruction: 0xffffff9d │ │ │ │ - @ instruction: 0x001daeb2 │ │ │ │ - @ instruction: 0x001daeb8 │ │ │ │ + andseq sl, sp, sl, lsl #27 │ │ │ │ + mulseq sp, r0, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febc740c <__read_chk@plt+0xfeb62038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ movwls r9, #4098 @ 0x1002 │ │ │ │ stmdbmi r5!, {r0, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, r7, #16896 @ 0x4200 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - andlt pc, r4, r3, lsr #22 │ │ │ │ + andlt pc, r4, fp, ror #21 │ │ │ │ ldmdbmi pc, {r4, r8, sl, fp, ip, sp, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - mcr2 1, 5, pc, cr6, cr2, {3} @ │ │ │ │ - @ instruction: 0xf9a8f10f │ │ │ │ + mrc2 1, 0, pc, cr6, cr2, {3} │ │ │ │ + @ instruction: 0xf970f10f │ │ │ │ bls c2ebc <__read_chk@plt+0x5dae8> │ │ │ │ movwls r5, #14547 @ 0x38d3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ ldmiblt r8!, {r1, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strcs r4, [r1], #-2841 @ 0xfffff4e7 │ │ │ │ andcs r9, r5, #65536 @ 0x10000 │ │ │ │ stmiapl r3, {r3, r4, r8, fp, lr}^ │ │ │ │ @@ -11181,42 +11181,42 @@ │ │ │ │ subsvs r4, r3, fp, ror r4 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andcs r4, r5, #16, 18 @ 0x40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stc 7, cr15, [ip], {244} @ 0xf4 │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r4, r5, lsl #2 │ │ │ │ - blx ffc2c4ec <__read_chk@plt+0xffbc7118> │ │ │ │ + blx fee2c4ec <__read_chk@plt+0xfedc7118> │ │ │ │ andcs r4, r1, fp, lsl #18 │ │ │ │ @ instruction: 0xf1724479 │ │ │ │ - @ instruction: 0xf0d5fe73 │ │ │ │ - ldrb pc, [r3, pc, lsr #16] @ │ │ │ │ + @ instruction: 0xf0d4fde3 │ │ │ │ + @ instruction: 0xe7d3fff7 │ │ │ │ eorseq lr, sl, lr, ror #12 │ │ │ │ - mulseq sp, ip, lr │ │ │ │ - @ instruction: 0x001daeb6 │ │ │ │ + andseq sl, sp, r4, ror sp │ │ │ │ + andseq sl, sp, lr, lsl #27 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - @ instruction: 0x001daeb0 │ │ │ │ + andseq sl, sp, r8, lsl #27 │ │ │ │ @ instruction: 0xfffffed1 │ │ │ │ - andseq sl, sp, r6, ror #27 │ │ │ │ - andseq sl, sp, r4, lsl #29 │ │ │ │ + @ instruction: 0x001dacbe │ │ │ │ + andseq sl, sp, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc74dc <__read_chk@plt+0xfeb62108> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f33c24 <__read_chk@plt+0xece850> │ │ │ │ blmi f5c68c <__read_chk@plt+0xef72b8> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6fc20 <__read_chk@plt+0xe0a84c> │ │ │ │ + blmi e6f9e0 <__read_chk@plt+0xe0a60c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp2 1, 11, cr15, cr14, cr4, {3} │ │ │ │ + cdp2 1, 8, cr15, cr6, cr4, {3} │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ ldc 7, cr15, [r4, #976] @ 0x3d0 │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @@ -11237,59 +11237,59 @@ │ │ │ │ blmi 8a7828 <__read_chk@plt+0x842454> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16b920 <__read_chk@plt+0x10654c> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mrrc2 1, 7, pc, ip, cr9 @ │ │ │ │ + blx ff3ac966 <__read_chk@plt+0xff347592> │ │ │ │ blmi 582bec <__read_chk@plt+0x51d818> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4a3f4 <__read_chk@plt+0x19e5020> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #132, 22 @ 0x21000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - ldmdbmi r0, {r0, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2l 1, cr15, [sl, #456]! @ 0x1c8 │ │ │ │ - @ instruction: 0xffa6f0d4 │ │ │ │ + ldc2l 1, cr15, [sl, #-456] @ 0xfffffe38 │ │ │ │ + @ instruction: 0xff6ef0d4 │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ strb pc, [sl, r3, lsl #22] @ │ │ │ │ b ffe2e3a0 <__read_chk@plt+0xffdc8fcc> │ │ │ │ mlaseq sl, sl, r5, lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, sp, r8, ror #28 │ │ │ │ + andseq sl, sp, r0, asr #26 │ │ │ │ mlaseq sl, r0, r5, lr │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r6, ror #28 │ │ │ │ + andseq sl, sp, lr, lsr sp │ │ │ │ eorseq lr, sl, r0, lsl #10 │ │ │ │ - @ instruction: 0x001dacd4 │ │ │ │ - @ instruction: 0x001dadbe │ │ │ │ + andseq sl, sp, ip, lsr #23 │ │ │ │ + mulseq sp, r6, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7600 <__read_chk@plt+0xfeb6222c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f33d48 <__read_chk@plt+0xece974> │ │ │ │ blmi f5c7b0 <__read_chk@plt+0xef73dc> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6fafc <__read_chk@plt+0xe0a728> │ │ │ │ + blmi e6f8bc <__read_chk@plt+0xe0a4e8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp2 1, 2, cr15, cr12, cr4, {3} │ │ │ │ + ldc2l 1, cr15, [r4, #400]! @ 0x190 │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ stc 7, cr15, [r2, #-976] @ 0xfffffc30 │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ @@ -11310,59 +11310,59 @@ │ │ │ │ blmi 8a794c <__read_chk@plt+0x842578> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16b7fc <__read_chk@plt+0x106428> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx ff32ca8a <__read_chk@plt+0xff2c76b6> │ │ │ │ + blx f2ca8a <__read_chk@plt+0xec76b6> │ │ │ │ blmi 582d10 <__read_chk@plt+0x51d93c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4a518 <__read_chk@plt+0x19e5144> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #991232 @ 0xf2000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - ldmdbmi r0, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2l 1, cr15, [r8, #-456] @ 0xfffffe38 │ │ │ │ - @ instruction: 0xff14f0d4 │ │ │ │ + stc2l 1, cr15, [r8], {114} @ 0x72 │ │ │ │ + mrc2 0, 6, pc, cr12, cr4, {6} │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ @ instruction: 0xe7cafa71 │ │ │ │ b 19ae4c4 <__read_chk@plt+0x19490f0> │ │ │ │ eorseq lr, sl, r6, ror r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, sp, r0, lsr #27 │ │ │ │ + andseq sl, sp, r8, ror ip │ │ │ │ eorseq lr, sl, ip, ror #8 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r2, asr #26 │ │ │ │ + andseq sl, sp, sl, lsl ip │ │ │ │ ldrsbteq lr, [sl], -ip │ │ │ │ - @ instruction: 0x001dabb0 │ │ │ │ - @ instruction: 0x001dacfa │ │ │ │ + andseq sl, sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x001dabd2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7724 <__read_chk@plt+0xfeb62350> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f33e6c <__read_chk@plt+0xecea98> │ │ │ │ blmi f5c8d4 <__read_chk@plt+0xef7500> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f9d8 <__read_chk@plt+0xe0a604> │ │ │ │ + blmi e6f798 <__read_chk@plt+0xe0a3c4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldc2 1, cr15, [sl, #400] @ 0x190 │ │ │ │ + stc2l 1, cr15, [r2, #-400]! @ 0xfffffe70 │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ ldcl 7, cr15, [r0], #-976 @ 0xfffffc30 │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r2, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @@ -11383,60 +11383,60 @@ │ │ │ │ blmi 8a7a70 <__read_chk@plt+0x84269c> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16b6d8 <__read_chk@plt+0x106304> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx eacbae <__read_chk@plt+0xe477da> │ │ │ │ + blx feaacbac <__read_chk@plt+0xfea477d8> │ │ │ │ blmi 582e34 <__read_chk@plt+0x51da60> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4a63c <__read_chk@plt+0x19e5268> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #96, 20 @ 0x60000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - ldmdbmi r0, {r0, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r3, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2l 1, cr15, [r6], {114} @ 0x72 │ │ │ │ - mcr2 0, 4, pc, cr2, cr4, {6} @ │ │ │ │ + ldc2 1, cr15, [r6], #-456 @ 0xfffffe38 │ │ │ │ + mcr2 0, 2, pc, cr10, cr4, {6} @ │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ @ instruction: 0xe7caf9df │ │ │ │ ldmib r2, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq lr, sl, r2, asr r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001dacd0 │ │ │ │ + andseq sl, sp, r8, lsr #23 │ │ │ │ eorseq lr, sl, r8, asr #6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, lr, lsl ip │ │ │ │ + @ instruction: 0x001daaf6 │ │ │ │ ldrhteq lr, [sl], -r8 │ │ │ │ - andseq sl, sp, ip, lsl #21 │ │ │ │ - andseq sl, sp, sl, lsr #24 │ │ │ │ + andseq sl, sp, r4, ror #18 │ │ │ │ + andseq sl, sp, r2, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7848 <__read_chk@plt+0xfeb62474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rsclt r0, fp, r8, asr #28 │ │ │ │ @ instruction: 0x46034a3b │ │ │ │ ldrbtmi r4, [sl], #-2363 @ 0xfffff6c5 │ │ │ │ movwls r2, #8195 @ 0x2003 │ │ │ │ blmi f01844 <__read_chk@plt+0xe9c470> │ │ │ │ ldrbtmi r4, [ip], #-3130 @ 0xfffff3c6 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9369 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f8b0 <__read_chk@plt+0xe0a4dc> │ │ │ │ + blmi e6f670 <__read_chk@plt+0xe0a29c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - stc2 1, cr15, [r6, #-400] @ 0xfffffe70 │ │ │ │ + stc2l 1, cr15, [lr], {100} @ 0x64 │ │ │ │ andls r4, r5, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r6, {r0, sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ bl ff7ae660 <__read_chk@plt+0xff74928c> │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @@ -11457,60 +11457,60 @@ │ │ │ │ blmi 8a7b98 <__read_chk@plt+0x8427c4> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r6, {r0, fp, ip, pc} │ │ │ │ movwls r5, #14531 @ 0x38c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 1eb5b0 <__read_chk@plt+0x1861dc> │ │ │ │ tstlt fp, r5, lsl #16 │ │ │ │ - blx fe9accd4 <__read_chk@plt+0xfe947900> │ │ │ │ + blx 5accd4 <__read_chk@plt+0x547900> │ │ │ │ blmi 5c2f5c <__read_chk@plt+0x55db88> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1aca764 <__read_chk@plt+0x1a65390> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, fp, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #204, 18 @ 0x330000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0932004 │ │ │ │ - ldmdbmi r0, {r0, r2, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r2, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2 1, cr15, [r2], #-456 @ 0xfffffe38 │ │ │ │ - stc2l 0, cr15, [lr, #848]! @ 0x350 │ │ │ │ + blx fe92ccf6 <__read_chk@plt+0xfe8c7922> │ │ │ │ + ldc2 0, cr15, [r6, #848]! @ 0x350 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ strb pc, [sl, fp, asr #18] @ │ │ │ │ ldmdb lr!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorseq lr, sl, lr, lsr #4 │ │ │ │ - andseq sl, sp, r0, lsl #24 │ │ │ │ + @ instruction: 0x001daad8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq lr, sl, r2, lsr #4 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x001dabfa │ │ │ │ + @ instruction: 0x001daad2 │ │ │ │ mlaseq sl, r0, r1, lr │ │ │ │ - andseq sl, sp, r4, ror #18 │ │ │ │ - andseq sl, sp, r2, asr fp │ │ │ │ + andseq sl, sp, ip, lsr r8 │ │ │ │ + andseq sl, sp, sl, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7970 <__read_chk@plt+0xfeb6259c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rsclt r0, fp, r8, asr #28 │ │ │ │ @ instruction: 0x46034a3b │ │ │ │ ldrbtmi r4, [sl], #-2363 @ 0xfffff6c5 │ │ │ │ movwls r2, #8195 @ 0x2003 │ │ │ │ blmi f0196c <__read_chk@plt+0xe9c598> │ │ │ │ ldrbtmi r4, [ip], #-3130 @ 0xfffff3c6 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9369 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f788 <__read_chk@plt+0xe0a3b4> │ │ │ │ + blmi e6f548 <__read_chk@plt+0xe0a174> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldc2l 1, cr15, [r2], #-400 @ 0xfffffe70 │ │ │ │ + ldc2 1, cr15, [sl], #-400 @ 0xfffffe70 │ │ │ │ andls r4, r5, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r6, {r0, sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ bl 12ae788 <__read_chk@plt+0x12493b4> │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r2, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ @@ -11531,60 +11531,60 @@ │ │ │ │ blmi 8a7cc0 <__read_chk@plt+0x8428ec> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r6, {r0, fp, ip, pc} │ │ │ │ movwls r5, #14531 @ 0x38c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 1eb488 <__read_chk@plt+0x1860b4> │ │ │ │ tstlt fp, r5, lsl #16 │ │ │ │ - blx 4acdfc <__read_chk@plt+0x447a28> │ │ │ │ + @ instruction: 0xf980f179 │ │ │ │ blmi 5c3084 <__read_chk@plt+0x55dcb0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1aca88c <__read_chk@plt+0x1a654b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, fp, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #56, 18 @ 0xe0000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ - @ instruction: 0xf0932004 │ │ │ │ - ldmdbmi r0, {r0, r3, r4, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0922004 │ │ │ │ + ldmdbmi r0, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx fe82ce1e <__read_chk@plt+0xfe7c7a4a> │ │ │ │ - ldc2l 0, cr15, [sl, #-848] @ 0xfffffcb0 │ │ │ │ + blx 42ce1e <__read_chk@plt+0x3c7a4a> │ │ │ │ + stc2 0, cr15, [r2, #-848]! @ 0xfffffcb0 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ @ instruction: 0xe7caf8b7 │ │ │ │ stmia sl!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorseq lr, sl, r6, lsl #2 │ │ │ │ - andseq sl, sp, r0, asr #22 │ │ │ │ + andseq sl, sp, r8, lsl sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrshteq lr, [sl], -sl │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r2, asr #22 │ │ │ │ + andseq sl, sp, sl, lsl sl │ │ │ │ eorseq lr, sl, r8, rrx │ │ │ │ - andseq sl, sp, ip, lsr r8 │ │ │ │ - mulseq sp, r6, sl │ │ │ │ + andseq sl, sp, r4, lsl r7 │ │ │ │ + andseq sl, sp, lr, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7a98 <__read_chk@plt+0xfeb626c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rsclt r0, fp, r8, asr #28 │ │ │ │ @ instruction: 0x46034a3b │ │ │ │ ldrbtmi r4, [sl], #-2363 @ 0xfffff6c5 │ │ │ │ movwls r2, #8195 @ 0x2003 │ │ │ │ blmi f01a94 <__read_chk@plt+0xe9c6c0> │ │ │ │ ldrbtmi r4, [ip], #-3130 @ 0xfffff3c6 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9369 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f660 <__read_chk@plt+0xe0a28c> │ │ │ │ + blmi e6f420 <__read_chk@plt+0xe0a04c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx ff82ce5e <__read_chk@plt+0xff7c7a8a> │ │ │ │ + blx fea2ce5e <__read_chk@plt+0xfe9c7a8a> │ │ │ │ andls r4, r5, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r6, {r0, sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ b fedae8b0 <__read_chk@plt+0xfed494dc> │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ @@ -11605,59 +11605,59 @@ │ │ │ │ blmi 8a7de8 <__read_chk@plt+0x842a14> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r6, {r0, fp, ip, pc} │ │ │ │ movwls r5, #14531 @ 0x38c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 1eb360 <__read_chk@plt+0x185f8c> │ │ │ │ tstlt fp, r5, lsl #16 │ │ │ │ - @ instruction: 0xf97cf179 │ │ │ │ + @ instruction: 0xf8ecf179 │ │ │ │ blmi 5c31ac <__read_chk@plt+0x55ddd8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1aca9b4 <__read_chk@plt+0x1a655e0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, fp, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #164, 16 @ 0xa40000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0922004 │ │ │ │ - ldmdbmi r0, {r0, r2, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx 32cf46 <__read_chk@plt+0x2c7b72> │ │ │ │ - stc2l 0, cr15, [r6], {212} @ 0xd4 │ │ │ │ + blx 1f2cf44 <__read_chk@plt+0x1ec7b70> │ │ │ │ + stc2 0, cr15, [lr], {212} @ 0xd4 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f7e7b5 │ │ │ │ strb pc, [sl, r3, lsr #16] @ │ │ │ │ ldmda r6, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrsbteq sp, [sl], -lr │ │ │ │ - andseq sl, sp, r4, lsl #21 │ │ │ │ + andseq sl, sp, ip, asr r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrsbteq sp, [sl], -r2 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r6, lsl #21 │ │ │ │ + andseq sl, sp, lr, asr r9 │ │ │ │ eorseq sp, sl, r0, asr #30 │ │ │ │ - andseq sl, sp, r4, lsl r7 │ │ │ │ - @ instruction: 0x001da9da │ │ │ │ + andseq sl, sp, ip, ror #11 │ │ │ │ + @ instruction: 0x001da8b2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7bc0 <__read_chk@plt+0xfeb627ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f34308 <__read_chk@plt+0xecef34> │ │ │ │ blmi f5cd70 <__read_chk@plt+0xef799c> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f53c <__read_chk@plt+0xe0a168> │ │ │ │ + blmi e6f2fc <__read_chk@plt+0xe09f28> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx 13acf82 <__read_chk@plt+0x1347bae> │ │ │ │ + blx 5acf82 <__read_chk@plt+0x547bae> │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ b 92e9d4 <__read_chk@plt+0x8c9600> │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @@ -11678,59 +11678,59 @@ │ │ │ │ blmi 8a7f0c <__read_chk@plt+0x842b38> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16b23c <__read_chk@plt+0x105e68> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf8eaf179 │ │ │ │ + @ instruction: 0xf85af179 │ │ │ │ blmi 5832d0 <__read_chk@plt+0x51defc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4aad8 <__read_chk@plt+0x19e5704> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ andcs lr, sl, #1179648 @ 0x120000 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0922004 │ │ │ │ - ldmdbmi r0, {r0, r1, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r1, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx 1ead068 <__read_chk@plt+0x1e47c94> │ │ │ │ - ldc2 0, cr15, [r4], #-848 @ 0xfffffcb0 │ │ │ │ + @ instruction: 0xf9e8f172 │ │ │ │ + blx fffacdf6 <__read_chk@plt+0xfff47a22> │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f6e7b5 │ │ │ │ bfi pc, r1, (invalid: 31:10) @ │ │ │ │ svc 0x0084f7f3 │ │ │ │ ldrhteq sp, [sl], -r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001da9d8 │ │ │ │ + @ instruction: 0x001da8b0 │ │ │ │ eorseq sp, sl, ip, lsr #29 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, lr, asr #19 │ │ │ │ + andseq sl, sp, r6, lsr #17 │ │ │ │ eorseq sp, sl, ip, lsl lr │ │ │ │ - @ instruction: 0x001da5f0 │ │ │ │ - andseq sl, sp, sl, lsr #18 │ │ │ │ + andseq sl, sp, r8, asr #9 │ │ │ │ + andseq sl, sp, r2, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7ce4 <__read_chk@plt+0xfeb62910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f3442c <__read_chk@plt+0xecf058> │ │ │ │ blmi f5ce94 <__read_chk@plt+0xef7ac0> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f418 <__read_chk@plt+0xe0a044> │ │ │ │ + blmi e6f1d8 <__read_chk@plt+0xe09e04> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx fef2d0a4 <__read_chk@plt+0xfeec7cd0> │ │ │ │ + blx fe12d0a4 <__read_chk@plt+0xfe0c7cd0> │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ ldmib r0, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @@ -11751,62 +11751,62 @@ │ │ │ │ blmi 8a8030 <__read_chk@plt+0x842c5c> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16b118 <__read_chk@plt+0x105d44> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf858f179 │ │ │ │ + @ instruction: 0xffc8f178 │ │ │ │ blmi 5833f4 <__read_chk@plt+0x51e020> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4abfc <__read_chk@plt+0x19e5828> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ andcs lr, sl, #128, 30 @ 0x200 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0922004 │ │ │ │ - ldmdbmi r0, {r0, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf9e6f172 │ │ │ │ - blx fe92cf1a <__read_chk@plt+0xfe8c7b46> │ │ │ │ + @ instruction: 0xf956f172 │ │ │ │ + blx 1b2cf1a <__read_chk@plt+0x1ac7b46> │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f6e7b5 │ │ │ │ @ instruction: 0xe7cafeff │ │ │ │ mrc 7, 7, APSR_nzcv, cr2, cr3, {7} │ │ │ │ mlaseq sl, r2, sp, sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, sp, ip, lsl #18 │ │ │ │ + andseq sl, sp, r4, ror #15 │ │ │ │ eorseq sp, sl, r8, lsl #27 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r6, lsl #18 │ │ │ │ + @ instruction: 0x001da7de │ │ │ │ ldrshteq sp, [sl], -r8 │ │ │ │ - andseq sl, sp, ip, asr #9 │ │ │ │ - andseq sl, sp, lr, asr r8 │ │ │ │ + andseq sl, sp, r4, lsr #7 │ │ │ │ + andseq sl, sp, r6, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7e08 <__read_chk@plt+0xfeb62a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rsclt r0, fp, r8, asr #28 │ │ │ │ strmi r4, [r3], -r0, asr #20 │ │ │ │ ldrbtmi r4, [sl], #-2368 @ 0xfffff6c0 │ │ │ │ movwls r2, #8195 @ 0x2003 │ │ │ │ blmi 1041e04 <__read_chk@plt+0xfdca30> │ │ │ │ ldrbtmi r4, [ip], #-3135 @ 0xfffff3c1 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9369 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - bmi faf2f0 <__read_chk@plt+0xf49f1c> │ │ │ │ + bmi faf0b0 <__read_chk@plt+0xf49cdc> │ │ │ │ stmiapl r2!, {r2, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ ldmdavs r0, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #7195 @ 0x1c1b │ │ │ │ - blx 92d1d4 <__read_chk@plt+0x8c7e00> │ │ │ │ + @ instruction: 0xf9eaf164 │ │ │ │ @ instruction: 0xf44f4b39 │ │ │ │ andls r7, r5, r4, asr #5 │ │ │ │ strls sl, [r0], #-2054 @ 0xfffff7fa │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ ldm r8!, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ @@ -11830,60 +11830,60 @@ │ │ │ │ @ instruction: 0xf44f4b21 │ │ │ │ stmdals r0, {r2, r6, r7, r9, ip, sp, lr} │ │ │ │ stmiapl r3, {r1, r2, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ stmia r8, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdage r5, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf178b10b │ │ │ │ - bmi 7b0bb0 <__read_chk@plt+0x74b7dc> │ │ │ │ + bmi 7b0970 <__read_chk@plt+0x74b59c> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d11b │ │ │ │ ldclt 0, cr11, [r0, #-428]! @ 0xfffffe54 │ │ │ │ andcs r4, r5, #360448 @ 0x58000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mcr 7, 7, pc, cr2, cr3, {7} @ │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r4, r5, lsl #2 │ │ │ │ - stc2l 0, cr15, [r4, #584] @ 0x248 │ │ │ │ + stc2 0, cr15, [ip, #584] @ 0x248 │ │ │ │ andcs r4, r1, r1, lsl r9 │ │ │ │ @ instruction: 0xf1724479 │ │ │ │ - @ instruction: 0xf0d4f949 │ │ │ │ - blls 1ef918 <__read_chk@plt+0x18a544> │ │ │ │ + @ instruction: 0xf0d4f8b9 │ │ │ │ + blls 1ef838 <__read_chk@plt+0x18a464> │ │ │ │ @ instruction: 0xe7b0681b │ │ │ │ mcr2 7, 3, pc, cr2, cr6, {7} @ │ │ │ │ @ instruction: 0xf7f3e7ca │ │ │ │ svclt 0x0000ee56 │ │ │ │ eorseq sp, sl, lr, ror #24 │ │ │ │ - andseq sl, sp, ip, asr #16 │ │ │ │ + andseq sl, sp, r4, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq sp, sl, r2, ror #24 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, lr, lsr r8 │ │ │ │ + andseq sl, sp, r6, lsl r7 │ │ │ │ ldrhteq sp, [sl], -lr │ │ │ │ - mulseq sp, r2, r3 │ │ │ │ - mulseq sp, r0, r7 │ │ │ │ + andseq sl, sp, sl, ror #4 │ │ │ │ + andseq sl, sp, r8, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc7f48 <__read_chk@plt+0xfeb62b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi f34690 <__read_chk@plt+0xecf2bc> │ │ │ │ blmi f5d0f8 <__read_chk@plt+0xef7d24> │ │ │ │ ldrbtmi r2, [sl], #-3 │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9367 │ │ │ │ @ instruction: 0xf1720300 │ │ │ │ - blmi e6f1b4 <__read_chk@plt+0xe09de0> │ │ │ │ + blmi e6ef74 <__read_chk@plt+0xe09ba0> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xf988f164 │ │ │ │ + @ instruction: 0xf950f164 │ │ │ │ andls r4, r3, r5, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdage r4, {sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ ldmda lr, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ stmdacs r0, {r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @@ -11904,56 +11904,56 @@ │ │ │ │ blmi 8a8294 <__read_chk@plt+0x842ec0> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdbge r4, {fp, ip, pc} │ │ │ │ movwls r5, #6339 @ 0x18c3 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ blls 16aeb4 <__read_chk@plt+0x105ae0> │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xff26f178 │ │ │ │ + mrc2 1, 4, pc, cr6, cr8, {3} │ │ │ │ blmi 583658 <__read_chk@plt+0x51e284> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1a4ae60 <__read_chk@plt+0x19e5a8c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ rsblt r4, r9, r8, lsr #12 │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f34479 │ │ │ │ andcs lr, sl, #1248 @ 0x4e0 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf0922004 │ │ │ │ - ldmdbmi r0, {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r0, r1, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf8b4f172 │ │ │ │ - blx 1cad17c <__read_chk@plt+0x1c47da8> │ │ │ │ + @ instruction: 0xf824f172 │ │ │ │ + blx ead17c <__read_chk@plt+0xe47da8> │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7f6e7b5 │ │ │ │ strb pc, [sl, sp, asr #27] @ │ │ │ │ stcl 7, cr15, [r0, #972] @ 0x3cc │ │ │ │ eorseq sp, sl, lr, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, sp, r0, ror r7 │ │ │ │ + andseq sl, sp, r8, asr #12 │ │ │ │ eorseq sp, sl, r4, lsr #22 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - andseq sl, sp, r2, lsl r7 │ │ │ │ + andseq sl, sp, sl, ror #11 │ │ │ │ mlaseq sl, r4, sl, sp │ │ │ │ - andseq sl, sp, r8, ror #4 │ │ │ │ - andseq sl, sp, r2, asr #13 │ │ │ │ + andseq sl, sp, r0, asr #2 │ │ │ │ + mulseq sp, sl, r5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc806c <__read_chk@plt+0xfeb62c98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 1734c54 <__read_chk@plt+0x16cf880> │ │ │ │ blmi 175d0f0 <__read_chk@plt+0x16f7d1c> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ strmi r2, [r6], -r0, lsr #2 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f931d │ │ │ │ @ instruction: 0xf15a0300 │ │ │ │ - strmi pc, [r4], -pc, asr #17 │ │ │ │ + @ instruction: 0x4604f897 │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0xf88d2322 │ │ │ │ stmdavc r2!, {r2, r3, ip, sp} │ │ │ │ andcs pc, sp, sp, lsl #17 │ │ │ │ andcc pc, lr, sp, lsr #17 │ │ │ │ ldmdbmi r0, {r0, r2, r8, r9, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @@ -11967,63 +11967,63 @@ │ │ │ │ stmib sp, {r2, r5, r6, r8, r9, sp}^ │ │ │ │ stcge 0, cr4, [r4], {-0} │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ qsub8mi lr, r0, lr │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf1923073 │ │ │ │ - eorvs pc, r8, pc, ror #19 │ │ │ │ + eorvs pc, r8, pc, asr r9 @ │ │ │ │ bmi 1078ef0 <__read_chk@plt+0x1013b1c> │ │ │ │ ldrbtmi r4, [sl], #-2877 @ 0xfffff4c3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, lr, sp, ror #2 │ │ │ │ @ instruction: 0x212cbd70 │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - @ instruction: 0x4604f891 │ │ │ │ + @ instruction: 0x4604f859 │ │ │ │ bicle r2, r1, r0, lsl #16 │ │ │ │ ldrtmi r2, [r0], -r2, lsr #2 │ │ │ │ - @ instruction: 0xf88af15a │ │ │ │ + @ instruction: 0xf852f15a │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ teqcs fp, sl @ │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - strmi pc, [r4], -r3, lsl #17 │ │ │ │ + strmi pc, [r4], -fp, asr #16 │ │ │ │ @ instruction: 0xd1b32800 │ │ │ │ @ instruction: 0x4630213a │ │ │ │ - @ instruction: 0xf87cf15a │ │ │ │ + @ instruction: 0xf844f15a │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ smlaltbcs sp, r0, ip, r1 │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - @ instruction: 0x4604f875 │ │ │ │ + @ instruction: 0x4604f83d │ │ │ │ @ instruction: 0xd1a52800 │ │ │ │ ldrtmi r2, [r0], -r8, lsr #2 │ │ │ │ - @ instruction: 0xf86ef15a │ │ │ │ + @ instruction: 0xf836f15a │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x2129d19e │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - strmi pc, [r4], -r7, ror #16 │ │ │ │ + strmi pc, [r4], -pc, lsr #16 │ │ │ │ orrsle r2, r7, r0, lsl #16 │ │ │ │ @ instruction: 0x4630215c │ │ │ │ - @ instruction: 0xf860f15a │ │ │ │ + @ instruction: 0xf828f15a │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x215bd190 │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - @ instruction: 0x4604f859 │ │ │ │ + strmi pc, [r4], -r1, lsr #16 │ │ │ │ orrle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0x4630215d │ │ │ │ - @ instruction: 0xf852f15a │ │ │ │ + @ instruction: 0xf81af15a │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ teqcs ip, r2, lsl #3 │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - strmi pc, [r4], -fp, asr #16 │ │ │ │ + @ instruction: 0x4604f813 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ teqcs lr, fp, ror pc │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - strmi pc, [r4], -r3, asr #16 │ │ │ │ + strmi pc, [r4], -fp, lsl #16 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe79caf73 │ │ │ │ andcs r4, r5, #245760 @ 0x3c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldcl 7, cr15, [r8, #-972]! @ 0xfffffc34 │ │ │ │ stmdbmi sp, {r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @@ -12032,19 +12032,19 @@ │ │ │ │ andcs r4, r5, #163840 @ 0x28000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stcl 7, cr15, [sl, #-972]! @ 0xfffffc34 │ │ │ │ @ instruction: 0xf7f3e776 │ │ │ │ svclt 0x0000ecf0 │ │ │ │ eorseq sp, sl, sl, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, sp, r8, ror #12 │ │ │ │ + andseq sl, sp, r0, asr #10 │ │ │ │ mlaseq sl, r6, r9, sp │ │ │ │ - andseq sl, sp, sl, ror r5 │ │ │ │ - andseq sl, sp, ip, ror r5 │ │ │ │ - andseq sl, sp, r6, ror r5 │ │ │ │ + andseq sl, sp, r2, asr r4 │ │ │ │ + andseq sl, sp, r4, asr r4 │ │ │ │ + andseq sl, sp, lr, asr #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ mrcmi 0, 2, fp, cr6, cr3, {4} │ │ │ │ strmi r2, [r3], -r0, lsl #8 │ │ │ │ ldmdbmi r5, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -12053,15 +12053,15 @@ │ │ │ │ strls r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ ldclmi 6, cr4, [r3, #-128] @ 0xffffff80 │ │ │ │ ldrbtmi r5, [sp], #-2291 @ 0xfffff70d │ │ │ │ tstls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldc 7, cr15, [sl, #-972]! @ 0xfffffc34 │ │ │ │ @ instruction: 0xf0d44606 │ │ │ │ - blmi 142f3cc <__read_chk@plt+0x13c9ff8> │ │ │ │ + blmi 142f2ec <__read_chk@plt+0x13c9f18> │ │ │ │ andhi pc, r3, r5, asr r8 @ │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ ldclle 2, cr4, [sp, #-652]! @ 0xfffffd74 │ │ │ │ strtmi r4, [r3], fp, asr #22 │ │ │ │ ldrdls pc, [ip, -pc]! @ │ │ │ │ bvc ae194 <__read_chk@plt+0x48dc0> │ │ │ │ stmiapl fp!, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @@ -12069,29 +12069,29 @@ │ │ │ │ stmiapl fp!, {r3, r6, r8, r9, fp, lr}^ │ │ │ │ movwls r4, #17957 @ 0x4625 │ │ │ │ ldrbtmi r4, [fp], #-2887 @ 0xfffff4b9 │ │ │ │ blge 315c90 <__read_chk@plt+0x2b08bc> │ │ │ │ blge 355c8c <__read_chk@plt+0x2f08b8> │ │ │ │ ands r9, ip, r7, lsl #6 │ │ │ │ movtlt r6, #35032 @ 0x88d8 │ │ │ │ - @ instruction: 0xf922f192 │ │ │ │ + @ instruction: 0xf892f192 │ │ │ │ bls 257cac <__read_chk@plt+0x1f28d8> │ │ │ │ @ instruction: 0xf8c93501 │ │ │ │ @ instruction: 0xf50b0004 │ │ │ │ bicsvs r7, sl, #136, 22 @ 0x22000 │ │ │ │ bicsvs r9, sl, r5, lsl #20 │ │ │ │ stmib r3, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d82608 │ │ │ │ ldmdavs r9, {r3, sp}^ │ │ │ │ adcmi r6, sl, #419430400 @ 0x19000000 │ │ │ │ tstpeq r4, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c3619f │ │ │ │ cmphi r9, r8, lsr #32 │ │ │ │ stmdals r6, {r2, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ - @ instruction: 0xff5af01c │ │ │ │ + @ instruction: 0xff22f01c │ │ │ │ ldrdls pc, [r8], -sp @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ svclt 0x00082c00 │ │ │ │ bl 5429f8 <__read_chk@plt+0x4dd624> │ │ │ │ bicsle r0, r5, fp, lsl #6 │ │ │ │ ldrb r9, [r5, r8, lsl #16] │ │ │ │ stmdacs r0, {r3, r4, r8, fp, sp, lr} │ │ │ │ @@ -12108,15 +12108,15 @@ │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldcl 7, cr15, [r2], {243} @ 0xf3 │ │ │ │ andls r4, r0, fp, lsr r6 │ │ │ │ stmdals r9, {r1, r5, r9, sl, lr} │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf01d5501 │ │ │ │ - blls 2ef340 <__read_chk@plt+0x289f6c> │ │ │ │ + blls 2ef260 <__read_chk@plt+0x289e8c> │ │ │ │ @ instruction: 0xf503980b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ bmi 6f9500 <__read_chk@plt+0x69412c> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -12125,31 +12125,31 @@ │ │ │ │ andslt sp, r3, pc, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stc 7, cr15, [ip], #972 @ 0x3cc │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx fe42d3aa <__read_chk@plt+0xfe3c7fd6> │ │ │ │ + blx 162d3aa <__read_chk@plt+0x15c7fd6> │ │ │ │ @ instruction: 0xf7f3e7db │ │ │ │ svclt 0x0000ec2c │ │ │ │ eorseq sp, sl, r0, ror r8 │ │ │ │ - andseq sl, sp, r0, lsr r5 │ │ │ │ + andseq sl, sp, r8, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq sp, sl, sl, asr r8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, ip, ror sp │ │ │ │ @ instruction: 0xffff6891 │ │ │ │ andeq r1, r0, r8, asr #1 │ │ │ │ - eoreq r4, r2, sl, asr r8 │ │ │ │ - eoreq r4, r2, ip, ror #15 │ │ │ │ - andseq sl, sp, ip, lsl #9 │ │ │ │ - andseq sl, sp, r6, lsl #9 │ │ │ │ + strdeq r4, [r2], -lr @ │ │ │ │ + mlaeq r2, r0, r6, r4 │ │ │ │ + andseq sl, sp, r4, ror #6 │ │ │ │ + andseq sl, sp, lr, asr r3 │ │ │ │ eorseq sp, sl, r2, asr r7 │ │ │ │ - andseq sl, sp, r2, asr #8 │ │ │ │ + andseq sl, sp, sl, lsl r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq feeaf4e0 <__read_chk@plt+0xfee4a10c> │ │ │ │ @ instruction: 0xf2ad4a75 │ │ │ │ ldmdbmi r5!, {r2, r5, r8, sl, fp, lr}^ │ │ │ │ beq bad5f0 <__read_chk@plt+0xb4821c> │ │ │ │ @@ -12175,20 +12175,20 @@ │ │ │ │ @ instruction: 0x463880bd │ │ │ │ stcmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf8df3202 │ │ │ │ b 145d81c <__read_chk@plt+0x13f8448> │ │ │ │ ldrbtmi r0, [fp], #2178 @ 0x882 │ │ │ │ @ instruction: 0xf1784640 │ │ │ │ - strbmi pc, [r2], -r1, lsl #29 @ │ │ │ │ + @ instruction: 0x4642fdf1 │ │ │ │ @ instruction: 0x46064639 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stmdb r2, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1784640 │ │ │ │ - @ instruction: 0x4642fe77 │ │ │ │ + strbmi pc, [r2], -r7, ror #27 @ │ │ │ │ @ instruction: 0xf8c94639 │ │ │ │ strmi r0, [r5], -r0 │ │ │ │ ldm r8!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf10d4b54 │ │ │ │ svcmi 0x00540834 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ ldrbtmi r4, [pc], #-2899 @ 71258 <__read_chk@plt+0xbe84> │ │ │ │ @@ -12206,19 +12206,19 @@ │ │ │ │ strbmi r0, [r0], -r2, lsl #6 │ │ │ │ stmib sp, {r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r1, [fp], #-3076 @ 0xfffff3fc │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andls r7, r1, #-402653183 @ 0xe8000001 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ mrc 7, 0, APSR_nzcv, cr10, cr3, {7} │ │ │ │ - @ instruction: 0xf1924640 │ │ │ │ - @ instruction: 0xf845f80f │ │ │ │ + @ instruction: 0xf1914640 │ │ │ │ + @ instruction: 0xf845ff7f │ │ │ │ stmdavs r0!, {r2, r8, r9, fp}^ │ │ │ │ - @ instruction: 0xf192b308 │ │ │ │ - stmibvs r4!, {r0, r3, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf191b308 │ │ │ │ + stmibvs r4!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bleq 1af3d0 <__read_chk@plt+0x149ffc> │ │ │ │ stmdbvs r3!, {r2, r5, r8, r9, ip, sp, pc}^ │ │ │ │ ldrbeq r6, [r9, r2, ror #16] │ │ │ │ @ instruction: 0xf003d4cf │ │ │ │ blcs 171f04 <__read_chk@plt+0x10cb30> │ │ │ │ stmiavs r1!, {r2, r3, r8, ip, lr, pc}^ │ │ │ │ stmdavc fp, {r0, r4, r6, r8, ip, sp, pc} │ │ │ │ @@ -12228,15 +12228,15 @@ │ │ │ │ ldrbtmi ip, [fp], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xe7ce44fc │ │ │ │ suble r2, r1, r0, lsl #20 │ │ │ │ @ instruction: 0x46394638 │ │ │ │ @ instruction: 0x46bc463b │ │ │ │ ldmdami r3!, {r0, r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1914478 │ │ │ │ - stmibvs r4!, {r0, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibvs r4!, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bleq 1af418 <__read_chk@plt+0x14a044> │ │ │ │ bicsle r2, sl, r0, lsl #24 │ │ │ │ ldrdvc pc, [r0], -sl │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ ldrdpl pc, [r0], -r9 │ │ │ │ stmdbmi ip!, {r0, r1, r2, r3, r5, r8, r9, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @@ -12250,49 +12250,49 @@ │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ stmib sp, {r1, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stcmi 4, cr0, [r4], #-4 │ │ │ │ stcls 6, cr4, [r7, #-164] @ 0xffffff5c │ │ │ │ ldrtmi r4, [r2], -r3, asr #12 │ │ │ │ stmdbpl ip!, {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf04d9400 │ │ │ │ - strmi pc, [r7], -r3, lsl #26 │ │ │ │ + strmi pc, [r7], -fp, asr #25 │ │ │ │ @ instruction: 0xf10c4650 │ │ │ │ - @ instruction: 0xf8d9feb5 │ │ │ │ + @ instruction: 0xf8d9fe7d │ │ │ │ stccs 0, cr5, [r0, #-0] │ │ │ │ svcge 0x0047f43f │ │ │ │ @ instruction: 0xf10c4648 │ │ │ │ - strb pc, [r2, -sp, lsr #29] @ │ │ │ │ + smlsldx pc, r2, r5, lr @ │ │ │ │ ldrbmi r9, [r8], -r9, lsl #20 │ │ │ │ @ instruction: 0x465b4659 │ │ │ │ @ instruction: 0xe78446dc │ │ │ │ ldrbtmi r4, [sl], #-2582 @ 0xfffff5ea │ │ │ │ bmi 62b22c <__read_chk@plt+0x5c5e58> │ │ │ │ @ instruction: 0xe777447a │ │ │ │ bl 72f354 <__read_chk@plt+0x6c9f80> │ │ │ │ eorseq sp, sl, r8, asr #13 │ │ │ │ ldrhteq sp, [sl], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq sp, sl, lr, lsl #13 │ │ │ │ - eorseq sl, r3, r2, lsr #14 │ │ │ │ - eoreq r4, r2, r4, ror r6 │ │ │ │ - eorseq sl, r3, sl, ror #13 │ │ │ │ - eorseq r6, r3, r0, asr sl │ │ │ │ - eorseq r6, r3, r0, lsr sl │ │ │ │ - eorseq sl, r3, r2, asr #13 │ │ │ │ - eoreq r8, r0, r8, lsl #4 │ │ │ │ - andseq lr, lr, sl, lsl #10 │ │ │ │ - eorseq sl, r3, r2, ror #12 │ │ │ │ - eoreq r8, r0, r8, lsr #3 │ │ │ │ - ldrdeq r4, [r2], -r0 @ │ │ │ │ - mulseq sp, r4, r2 │ │ │ │ - eorseq fp, r2, r0, asr pc │ │ │ │ - andseq sl, sp, lr, lsl #5 │ │ │ │ + ldrhteq sl, [r3], -r6 │ │ │ │ + eoreq r4, r2, r8, lsl r5 │ │ │ │ + eorseq sl, r3, lr, ror r5 │ │ │ │ + eorseq r6, r3, r4, ror #17 │ │ │ │ + eorseq r6, r3, r4, asr #17 │ │ │ │ + eorseq sl, r3, r6, asr r5 │ │ │ │ + eoreq r8, r0, ip, lsr #1 │ │ │ │ + andseq lr, lr, lr, lsr #7 │ │ │ │ + ldrshteq sl, [r3], -r6 │ │ │ │ + eoreq r8, r0, ip, asr #32 │ │ │ │ + eoreq r4, r2, r4, ror r4 │ │ │ │ + andseq sl, sp, ip, ror #2 │ │ │ │ + ldrshteq fp, [r2], -r4 │ │ │ │ + andseq sl, sp, r6, ror #2 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ - eoreq r4, r2, sl, asr #10 │ │ │ │ - eoreq r4, r2, r4, asr #10 │ │ │ │ + eoreq r4, r2, lr, ror #7 │ │ │ │ + eoreq r4, r2, r8, ror #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ff2af71c <__read_chk@plt+0xff24a348> │ │ │ │ ldrbpl pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ ldcmi 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ ldrbmi pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ @@ -12322,51 +12322,51 @@ │ │ │ │ ldmib r3, {r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf7f39ae0 │ │ │ │ stmdacs r2, {r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ ldrbmi r4, [r2], -r8, lsr #12 │ │ │ │ beq 6ad89c <__read_chk@plt+0x6484c8> │ │ │ │ svclt 0x00944649 │ │ │ │ movwcs r2, #13057 @ 0x3301 │ │ │ │ - ldc2 0, cr15, [sl], {201} @ 0xc9 │ │ │ │ + stc2l 0, cr15, [r2], #-804 @ 0xfffffcdc │ │ │ │ @ instruction: 0xf8ca4683 │ │ │ │ stmdacs r0, {} @ │ │ │ │ stmibvs r3, {r3, r4, r5, ip, lr, pc} │ │ │ │ rsbsle r2, sl, r0, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addshi pc, r6, r0 │ │ │ │ mcr2 7, 4, pc, cr8, cr15, {7} @ │ │ │ │ stmdacs r0, {r4, r5, sp, lr} │ │ │ │ cmpphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ bleq 12d5d8 <__read_chk@plt+0xc8204> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - blx 1cad7cc <__read_chk@plt+0x1c483f8> │ │ │ │ + blx ead7cc <__read_chk@plt+0xe483f8> │ │ │ │ movwlt r6, #51256 @ 0xc838 │ │ │ │ stccs 8, cr6, [r0, #-212] @ 0xffffff2c │ │ │ │ stmdacs r0, {r3, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf7f3d074 │ │ │ │ strmi lr, [r3], -r2, lsl #26 │ │ │ │ ldrmi r4, [sp], -r8, lsr #12 │ │ │ │ ldcl 7, cr15, [ip], #972 @ 0x3cc │ │ │ │ stmdbeq r0, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1094680 │ │ │ │ @ instruction: 0xf1780001 │ │ │ │ - ldmdavs r9!, {r0, r1, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r9!, {r0, r1, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ eorvs r4, r0, sl, asr #12 │ │ │ │ stcl 7, cr15, [r8, #972]! @ 0x3cc │ │ │ │ strbmi r6, [r2], -r0, lsr #16 │ │ │ │ strtmi r6, [r8], #-2097 @ 0xfffff7cf │ │ │ │ stcl 7, cr15, [r2, #972]! @ 0x3cc │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ andcs pc, r9, r3, lsl #16 │ │ │ │ tstlt r3, fp, lsr r8 │ │ │ │ @ instruction: 0xf1784638 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630b35b │ │ │ │ - blx fe72dae6 <__read_chk@plt+0xfe6c8712> │ │ │ │ + blx 32dae6 <__read_chk@plt+0x2c8712> │ │ │ │ @ instruction: 0x212ce027 │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ stmdacs r0, {r2, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf990d099 │ │ │ │ @ instruction: 0xf1003001 │ │ │ │ @ instruction: 0xf8900901 │ │ │ │ blcs 9d524 <__read_chk@plt+0x38150> │ │ │ │ @@ -12375,15 +12375,15 @@ │ │ │ │ @ instruction: 0xf819e004 │ │ │ │ @ instruction: 0xf01bbf01 │ │ │ │ smlabble r3, r0, pc, r0 @ │ │ │ │ andscc pc, fp, r2, lsr r8 @ │ │ │ │ ldrbtle r0, [r6], #1177 @ 0x499 │ │ │ │ bl feac2de0 <__read_chk@plt+0xfea5da0c> │ │ │ │ @ instruction: 0xf1910505 │ │ │ │ - movwcs pc, #3775 @ 0xebf @ │ │ │ │ + movwcs pc, #3631 @ 0xe2f @ │ │ │ │ strbpl r6, [r3, #-56] @ 0xffffffc8 │ │ │ │ mulcc r0, r9, r8 │ │ │ │ @ instruction: 0xf04fbb83 │ │ │ │ @ instruction: 0xf8df0b00 │ │ │ │ blmi fffba58c <__read_chk@plt+0xfff551b8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ @@ -12396,20 +12396,20 @@ │ │ │ │ stmdavc r3, {r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dbb9a3 │ │ │ │ mrslt r0, (UNDEF: 8) │ │ │ │ ldmdblt fp!, {r0, r1, fp, ip, sp, lr}^ │ │ │ │ ldrdeq pc, [r8], -fp │ │ │ │ stmdavc r3, {r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4628b953 │ │ │ │ - mrc2 1, 4, pc, cr4, cr1, {4} │ │ │ │ + mcr2 1, 0, pc, cr4, cr1, {4} @ │ │ │ │ @ instruction: 0xe77b6030 │ │ │ │ ldrb r6, [r8, r5, lsr #32] │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r9, sl, lr} │ │ │ │ ldrb sp, [r2, r4, lsr #3] │ │ │ │ - mcr2 1, 4, pc, cr10, cr1, {4} @ │ │ │ │ + ldc2l 1, cr15, [sl, #580]! @ 0x244 │ │ │ │ @ instruction: 0xe7716030 │ │ │ │ strb r4, [r6, -sp, asr #12] │ │ │ │ stmdbeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ vst1.8 {d20-d22}, [pc :128], r9 │ │ │ │ @ instruction: 0x4648727a │ │ │ │ ldcl 7, cr15, [r2, #-972]! @ 0xfffffc34 │ │ │ │ @ instruction: 0xf8894648 │ │ │ │ @@ -12420,52 +12420,52 @@ │ │ │ │ @ instruction: 0x0764e014 │ │ │ │ stmiavs ip!, {r0, r3, r6, r8, sl, ip, lr, pc}^ │ │ │ │ suble r2, r6, r0, lsl #24 │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ strmi lr, [r3, #3176] @ 0xc68 │ │ │ │ strtmi sp, [r1], -r1, asr #16 │ │ │ │ @ instruction: 0x4648465a │ │ │ │ - cdp2 1, 3, cr15, cr2, cr12, {3} │ │ │ │ + ldc2l 1, cr15, [sl, #432]! @ 0x1b0 │ │ │ │ teqle sl, r0, lsl #16 │ │ │ │ @ instruction: 0x2d0069ad │ │ │ │ adchi pc, r0, r0 │ │ │ │ strbeq r6, [r2, ip, ror #18]! │ │ │ │ stmdavs ip!, {r0, r2, r3, r8, sl, ip, lr, pc} │ │ │ │ strtmi fp, [r0], -ip, lsl #7 │ │ │ │ mrrc 7, 15, pc, r2, cr3 @ │ │ │ │ stmdale ip!, {r0, r1, r7, r8, sl, lr} │ │ │ │ ldrbmi r4, [sl], -r1, lsr #12 │ │ │ │ @ instruction: 0xf16c4648 │ │ │ │ - bllt cb0e9c <__read_chk@plt+0xc4bac8> │ │ │ │ + bllt cb0dbc <__read_chk@plt+0xc4b9e8> │ │ │ │ streq r6, [r3, -ip, ror #18]! │ │ │ │ stmiavs ip!, {r0, r2, r3, r8, sl, ip, lr, pc} │ │ │ │ strtmi fp, [r0], -ip, lsl #6 │ │ │ │ mcrr 7, 15, pc, r2, cr3 @ │ │ │ │ ldmdale ip, {r0, r1, r7, r8, sl, lr} │ │ │ │ ldrbmi r4, [sl], -r1, lsr #12 │ │ │ │ @ instruction: 0xf16c4648 │ │ │ │ - ldmiblt r0!, {r0, r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmiblt r0!, {r0, r2, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf014696c │ │ │ │ sbcsle r0, r7, r6, lsl #30 │ │ │ │ strble r0, [r4, #1958] @ 0x7a6 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr14, {3} │ │ │ │ ldrtmi sp, [r0], -r1, asr #1 │ │ │ │ stc 7, cr15, [lr], #-972 @ 0xfffffc34 │ │ │ │ ldmle ip!, {r0, r1, r7, r8, sl, lr} │ │ │ │ @ instruction: 0x465a4631 │ │ │ │ @ instruction: 0xf16c4648 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs ip!, {r1, r2, r6, r7, ip, lr, pc}^ │ │ │ │ ldmib sp, {r0, r1, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ movwcs r4, #1536 @ 0x600 │ │ │ │ andcc pc, r8, r9, lsl #16 │ │ │ │ mvncc pc, #8978432 @ 0x890000 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ strbmi sp, [r8], -r6, asr #2 │ │ │ │ - mrc2 1, 0, pc, cr10, cr1, {4} │ │ │ │ + stc2 1, cr15, [sl, #580] @ 0x244 │ │ │ │ @ instruction: 0xf04f6030 │ │ │ │ str r0, [r1, -r1, lsl #22] │ │ │ │ svceq 0x0006f016 │ │ │ │ ldreq sp, [r0, r0, lsr #32]! │ │ │ │ stmdavs sl!, {r2, r3, r8, sl, ip, lr, pc}^ │ │ │ │ @ instruction: 0x4610b152 │ │ │ │ @ instruction: 0xf7f39202 │ │ │ │ @@ -12502,15 +12502,15 @@ │ │ │ │ @ instruction: 0xf8883b01 │ │ │ │ strbmi r0, [fp, #-0] │ │ │ │ strbmi sp, [r3], -sp, lsr #1 │ │ │ │ stccs 8, cr15, [r1, #-96] @ 0xffffffa0 │ │ │ │ andscs pc, r2, r1, lsr r8 @ │ │ │ │ ldrbtle r0, [r3], #1170 @ 0x492 │ │ │ │ strtmi lr, [r8], -r5, lsr #15 │ │ │ │ - stc2l 1, cr15, [r0, #580] @ 0x244 │ │ │ │ + ldc2 1, cr15, [r0, #-580]! @ 0xfffffdbc │ │ │ │ @ instruction: 0xe7a46030 │ │ │ │ @ instruction: 0x4600e9dd │ │ │ │ movweq lr, #47881 @ 0xbb09 │ │ │ │ movwls r4, #22211 @ 0x56c3 │ │ │ │ @ instruction: 0xf8da46b0 │ │ │ │ strtmi r3, [r6], -r0 │ │ │ │ blls 96360 <__read_chk@plt+0x30f8c> │ │ │ │ @@ -12648,23 +12648,23 @@ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febc8b74 <__read_chk@plt+0xfeb637a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 1b595c <__read_chk@plt+0x150588> │ │ │ │ ldrbtmi r2, [fp], #-100 @ 0xffffff9c │ │ │ │ ldrdcs lr, [r0, -r3] │ │ │ │ @ instruction: 0xf000fb02 │ │ │ │ - ldc2l 1, cr15, [ip, #860] @ 0x35c │ │ │ │ + stc2l 1, cr15, [ip, #-860] @ 0xfffffca4 │ │ │ │ svclt 0x0000bd08 │ │ │ │ subeq fp, r0, r6, asr r6 │ │ │ │ andcs fp, r0, #-1073741822 @ 0xc0000002 │ │ │ │ andcs r6, r0, sl, lsl r0 │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ svclt 0x00004770 │ │ │ │ - @ instruction: 0x001f5eb6 │ │ │ │ + andseq r5, pc, sl, asr sp @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r6], -ip, lsl #12 │ │ │ │ @ instruction: 0x4620213a │ │ │ │ @ instruction: 0x46984617 │ │ │ │ @@ -12681,17 +12681,17 @@ │ │ │ │ strmi r4, [r2], -r9, asr #12 │ │ │ │ @ instruction: 0xf7f24620 │ │ │ │ tstlt r0, r8, ror #22 │ │ │ │ ldmfd sp!, {sp} │ │ │ │ @ instruction: 0x464383f8 │ │ │ │ stclne 6, cr4, [r9], #-232 @ 0xffffff18 │ │ │ │ @ instruction: 0xf1244630 │ │ │ │ - andcs pc, r0, r7, lsl fp @ │ │ │ │ + ldrdcs pc, [r0], -pc @ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ - andseq r8, sp, r4, lsr r3 │ │ │ │ + andseq r8, sp, ip, lsl #4 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0030f8cc │ │ │ │ bmi 1cc3280 <__read_chk@plt+0x1c5deac> │ │ │ │ adclt r4, ip, r1, ror fp │ │ │ │ mrcmi 4, 3, r4, cr1, cr10, {3} │ │ │ │ @@ -12700,50 +12700,50 @@ │ │ │ │ ldmpl r3, {r4, r6, r7, pc}^ │ │ │ │ ldmdavs fp, {r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ adchi pc, pc, r0 │ │ │ │ andcs r4, r7, sl, ror #18 │ │ │ │ @ instruction: 0xf1714479 │ │ │ │ - @ instruction: 0x4620fa9b │ │ │ │ - ldc2 1, cr15, [r2], #-580 @ 0xfffffdbc │ │ │ │ + strtmi pc, [r0], -fp, lsl #20 │ │ │ │ + blx fe92e0a6 <__read_chk@plt+0xfe8c8cd2> │ │ │ │ @ instruction: 0xf1599002 │ │ │ │ - stmdals r2, {r0, r2, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r2, {r0, r2, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ @ instruction: 0x4604f9fb │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ blmi 1911d04 <__read_chk@plt+0x18ac930> │ │ │ │ andls pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 @ │ │ │ │ blmi 17fc68c <__read_chk@plt+0x17972b8> │ │ │ │ ldcle 8, cr5, [r2, #-984] @ 0xfffffc28 │ │ │ │ strmi r4, [r1], -r2, lsl #12 │ │ │ │ blx fec8bb58 <__read_chk@plt+0xfec26784> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ - ldc2l 0, cr15, [ip, #844]! @ 0x34c │ │ │ │ + stc2l 0, cr15, [r4, #844] @ 0x34c │ │ │ │ svceq 0x0000f1b8 │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d8bf1e │ │ │ │ @ instruction: 0xf0433000 │ │ │ │ @ instruction: 0xf8c80301 │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ ldmdavs r3!, {r4, r6, r8, sp, pc} │ │ │ │ stmdals r2, {r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ eorsvs r3, r3, r1, lsl #6 │ │ │ │ ldrdne pc, [r8], -sl │ │ │ │ - blx 32e07e <__read_chk@plt+0x2c8caa> │ │ │ │ + blx ff52e07c <__read_chk@plt+0xff4c8ca8> │ │ │ │ teqle r4, r0, lsl #16 │ │ │ │ blcc cbba0 <__read_chk@plt+0x667cc> │ │ │ │ svccs 0x00006033 │ │ │ │ blls 125c8c <__read_chk@plt+0xc08b8> │ │ │ │ @ instruction: 0xb125603b │ │ │ │ ldrbtmi r4, [r8], #-2122 @ 0xfffff7b6 │ │ │ │ - blx ffc2e12e <__read_chk@plt+0xffbc8d5a> │ │ │ │ + blx 182e12e <__read_chk@plt+0x17c8d5a> │ │ │ │ @ instruction: 0xf1b86028 │ │ │ │ andle r0, sp, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r4, r3, r8 @ │ │ │ │ ldrle r0, [r3, #-1690] @ 0xfffff966 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @@ -12759,68 +12759,68 @@ │ │ │ │ strble r0, [pc, #1883]! @ 72287 <__read_chk@plt+0xceb3> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf8dae7e8 │ │ │ │ andcs r0, r0, #12 │ │ │ │ @ instruction: 0xf0cd9902 │ │ │ │ - stmdacs r0, {r0, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb1b5d0c2 │ │ │ │ andcs r4, r5, #802816 @ 0xc4000 │ │ │ │ stcge 0, cr2, [r3], {-0} │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ bls 12da04 <__read_chk@plt+0xc8630> │ │ │ │ andls r2, r0, r0, lsr #7 │ │ │ │ andls r4, r1, #26214400 @ 0x1900000 │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ ldmib r4!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ adccc pc, fp, sp, lsl #17 │ │ │ │ - blx fea2e1be <__read_chk@plt+0xfe9c8dea> │ │ │ │ + blx 62e1be <__read_chk@plt+0x5c8dea> │ │ │ │ ldmdavs r3!, {r3, r5, sp, lr} │ │ │ │ blcc dbb88 <__read_chk@plt+0x767b4> │ │ │ │ - @ instruction: 0xf1786033 │ │ │ │ - @ instruction: 0xf1b8f859 │ │ │ │ + @ instruction: 0xf1776033 │ │ │ │ + @ instruction: 0xf1b8ffc9 │ │ │ │ andle r0, sp, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r4, r3, r8 @ │ │ │ │ ldrle r0, [lr, #-1688] @ 0xfffff968 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ streq pc, [r1], #-111 @ 0xffffff91 │ │ │ │ bmi 72ba68 <__read_chk@plt+0x6c6694> │ │ │ │ smlsldx r4, sp, sl, r4 │ │ │ │ - @ instruction: 0xf178a802 │ │ │ │ - @ instruction: 0xe790f83f │ │ │ │ - @ instruction: 0xf178a802 │ │ │ │ - @ instruction: 0xf1b8f83b │ │ │ │ + @ instruction: 0xf177a802 │ │ │ │ + ldr pc, [r0, pc, lsr #31] │ │ │ │ + @ instruction: 0xf177a802 │ │ │ │ + @ instruction: 0xf1b8ffab │ │ │ │ rscle r0, pc, r0, lsl #30 │ │ │ │ ldmpl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x069c30f4 │ │ │ │ ldrbeq sp, [r9, -r0, ror #9] │ │ │ │ @ instruction: 0xf8d8d5e4 │ │ │ │ @ instruction: 0xf0433000 │ │ │ │ @ instruction: 0xf8c80304 │ │ │ │ ldrb r3, [sp, r0] │ │ │ │ mcr 7, 7, pc, cr6, cr2, {7} @ │ │ │ │ eorseq ip, sl, r4, asr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq ip, sl, ip, asr #28 │ │ │ │ - @ instruction: 0x001d9bf4 │ │ │ │ + andseq r9, sp, ip, asr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ subeq fp, r0, r8, lsl r5 │ │ │ │ - eorseq r9, r3, lr, asr lr │ │ │ │ + ldrshteq r9, [r3], -r2 │ │ │ │ eorseq ip, sl, r4, ror sp │ │ │ │ - andseq r9, sp, ip, lsl #22 │ │ │ │ - mulseq sp, r4, sl │ │ │ │ + andseq r9, sp, r4, ror #19 │ │ │ │ + andseq r9, sp, ip, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc8e24 <__read_chk@plt+0xfeb63a50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rscslt r0, r5, r0, lsr #28 │ │ │ │ ldrbtmi r4, [fp], #-2959 @ 0xfffff471 │ │ │ │ bmi fe456458 <__read_chk@plt+0xfe3f1084> │ │ │ │ blmi fe456854 <__read_chk@plt+0xfe3f1480> │ │ │ │ @@ -12830,24 +12830,24 @@ │ │ │ │ @ instruction: 0xf04f9373 │ │ │ │ andls r0, r8, r0, lsl #6 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r9, {r1, r2, r4, r7, pc} │ │ │ │ strmi r4, [r2], -r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ @ instruction: 0xf1711e65 │ │ │ │ - mul r7, r7, r9 │ │ │ │ + and pc, r7, r7, lsl #18 │ │ │ │ stmda r8, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ @ instruction: 0xf4133014 │ │ │ │ andsle r5, r9, r0, lsl #6 │ │ │ │ svcmi 0x0001f815 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ @ instruction: 0xb1239b06 │ │ │ │ @ instruction: 0xf1919808 │ │ │ │ - blls 230904 <__read_chk@plt+0x1cb530> │ │ │ │ + blls 2306c4 <__read_chk@plt+0x1cb2f0> │ │ │ │ strcs r6, [r0], #-24 @ 0xffffffe8 │ │ │ │ blmi 1ec467c <__read_chk@plt+0x1e5f2a8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1d4bd00 <__read_chk@plt+0x1ce692c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r0], -r2, ror #1 │ │ │ │ @@ -12858,15 +12858,15 @@ │ │ │ │ blmi 1d09d04 <__read_chk@plt+0x1ca4930> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ ldmdage r0, {r0, r1, r2, r8, sl, fp, ip, pc} │ │ │ │ strtmi r5, [r1], -ip, ror #17 │ │ │ │ stmia r0, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strls r4, [r7, #-2926] @ 0xfffff492 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xf9daf163 │ │ │ │ + @ instruction: 0xf9a2f163 │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ @ instruction: 0xf7f3920d │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r9, fp, sp, lr, pc} │ │ │ │ blmi 1aa6250 <__read_chk@plt+0x1a40e7c> │ │ │ │ stmiapl fp!, {r0, r1, r2, r8, sl, fp, ip, pc}^ │ │ │ │ blls 28bd4c <__read_chk@plt+0x226978> │ │ │ │ movwls r2, #61952 @ 0xf200 │ │ │ │ @@ -12882,20 +12882,20 @@ │ │ │ │ eorvs r4, r8, sp, asr fp │ │ │ │ bls 21652c <__read_chk@plt+0x1b1158> │ │ │ │ movwls r5, #14539 @ 0x38cb │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ movwls r3, #769 @ 0x301 │ │ │ │ ldm r3, {r1, r2, r3, r8, r9, fp, sp, pc} │ │ │ │ blls 2b1d3c <__read_chk@plt+0x24c968> │ │ │ │ - mcr2 0, 0, pc, cr6, cr4, {6} @ │ │ │ │ + stc2l 0, cr15, [lr, #848] @ 0x350 │ │ │ │ stmdage sp, {r2, r9, sl, lr} │ │ │ │ blcc cbde8 <__read_chk@plt+0x66a14> │ │ │ │ stmdavs r3, {r0, r1, r3, r5, sp, lr} │ │ │ │ @ instruction: 0xf177b10b │ │ │ │ - blls 231b2c <__read_chk@plt+0x1cc758> │ │ │ │ + blls 2318ec <__read_chk@plt+0x1cc518> │ │ │ │ suble r2, fp, r0, lsl #22 │ │ │ │ ldmdavs r8, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ suble r2, r7, r0, lsl #16 │ │ │ │ ble 177cd58 <__read_chk@plt+0x1717984> │ │ │ │ tstlt fp, r9, lsl #22 │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ rsbsle r2, r9, r0, lsl #22 │ │ │ │ @@ -12904,136 +12904,136 @@ │ │ │ │ stmdals r7, {r2, r6, r7, r9, ip, sp, lr} │ │ │ │ stmiapl r3, {r4, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -fp, lsl #6 │ │ │ │ stmda r6!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ bmi 11abb98 <__read_chk@plt+0x11467c4> │ │ │ │ stmdbmi r4, {r0, r1, r2, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf902f171 │ │ │ │ + @ instruction: 0xf872f171 │ │ │ │ blcs 989a8 <__read_chk@plt+0x335d4> │ │ │ │ svcge 0x007bf43f │ │ │ │ ldrbtmi r4, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ blls 22bb68 <__read_chk@plt+0x1c6794> │ │ │ │ stmdals r6, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xff48f177 │ │ │ │ + mrc2 1, 5, pc, cr8, cr7, {3} │ │ │ │ andcs r4, r5, #60, 18 @ 0xf0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 3, APSR_nzcv, cr12, cr2, {7} │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ - ldc2l 0, cr15, [lr, #-580] @ 0xfffffdbc │ │ │ │ + stc2 0, cr15, [r6, #-580]! @ 0xfffffdbc │ │ │ │ bls 2989e4 <__read_chk@plt+0x233610> │ │ │ │ eorsle r2, r3, r0, lsl #22 │ │ │ │ andcs r4, r1, r5, lsr r9 │ │ │ │ @ instruction: 0xf1714479 │ │ │ │ - @ instruction: 0xf0d3f8df │ │ │ │ - blmi b70844 <__read_chk@plt+0xb0b470> │ │ │ │ + @ instruction: 0xf0d3f84f │ │ │ │ + blmi b70764 <__read_chk@plt+0xb0b390> │ │ │ │ ldmpl r3, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ ldmdavs r0, {r0, r2, r3, r9, fp, ip, pc} │ │ │ │ usada8 r2, r8, r0, r6 │ │ │ │ tstlt r3, r9, lsl #22 │ │ │ │ blcs 8be58 <__read_chk@plt+0x26a84> │ │ │ │ stccs 0, cr13, [r0], {45} @ 0x2d │ │ │ │ @ instruction: 0xe7b7daba │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ stmdbeq r0, {r0, r4, r9, sl, lr}^ │ │ │ │ - mcrr2 0, 13, pc, ip, cr3 @ │ │ │ │ + ldc2 0, cr15, [r4], {211} @ 0xd3 │ │ │ │ stmdacs r0, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ blcs a1a68 <__read_chk@plt+0x3c694> │ │ │ │ blmi 826260 <__read_chk@plt+0x7c0e8c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf158e779 │ │ │ │ - blls 2f184c <__read_chk@plt+0x28c478> │ │ │ │ + blls 2f176c <__read_chk@plt+0x28c398> │ │ │ │ adcle r2, r5, r0, lsl #22 │ │ │ │ blcs 8be8c <__read_chk@plt+0x26ab8> │ │ │ │ stmdami r0!, {r1, r5, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf1914478 │ │ │ │ - blls 2f0760 <__read_chk@plt+0x28b38c> │ │ │ │ + blls 2f0520 <__read_chk@plt+0x28b14c> │ │ │ │ @ instruction: 0xe79b6018 │ │ │ │ ldrbtmi r4, [sl], #-2589 @ 0xfffff5e3 │ │ │ │ bls 32bd58 <__read_chk@plt+0x2c6984> │ │ │ │ @ instruction: 0xf0436813 │ │ │ │ andsvs r0, r3, r1, lsl #6 │ │ │ │ bls 244a84 <__read_chk@plt+0x1df6b0> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmdami r8, {r0, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1914478 │ │ │ │ - blls 2f0738 <__read_chk@plt+0x28b364> │ │ │ │ + blls 2f04f8 <__read_chk@plt+0x28b124> │ │ │ │ bfi r6, r8, #0, #11 │ │ │ │ ldrbtmi r4, [r8], #-2069 @ 0xfffff7eb │ │ │ │ - blx d2e4a4 <__read_chk@plt+0xcc90d0> │ │ │ │ + @ instruction: 0xf9a2f191 │ │ │ │ andsvs r9, r8, r9, lsl #22 │ │ │ │ @ instruction: 0xf7f2e77e │ │ │ │ svclt 0x0000edaa │ │ │ │ eorseq ip, sl, r6, asr ip │ │ │ │ eorseq ip, sl, ip, asr #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r9, sp, r6, lsr #20 │ │ │ │ + @ instruction: 0x001d98fe │ │ │ │ ldrshteq ip, [sl], -r4 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ - andseq r9, sp, r0, asr #17 │ │ │ │ - @ instruction: 0x001d98fa │ │ │ │ - eorseq r9, r3, sl, lsr #23 │ │ │ │ - andseq r9, sp, r6, asr #5 │ │ │ │ - andseq r9, sp, ip, asr #17 │ │ │ │ - eorseq r9, r3, ip, lsl fp │ │ │ │ - mlaeq r2, r2, sl, r3 │ │ │ │ - ldrshteq r9, [r3], -r4 │ │ │ │ - eorseq r9, r3, r6, ror #21 │ │ │ │ + mulseq sp, r8, r7 │ │ │ │ + @ instruction: 0x001d97d2 │ │ │ │ + eorseq r9, r3, lr, lsr sl │ │ │ │ + mulseq sp, lr, r1 │ │ │ │ + andseq r9, sp, r4, lsr #15 │ │ │ │ + ldrhteq r9, [r3], -r0 │ │ │ │ + eoreq r3, r2, r6, lsr r9 │ │ │ │ + eorseq r9, r3, r8, lsl #19 │ │ │ │ + eorseq r9, r3, sl, ror r9 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc90bc <__read_chk@plt+0xfeb63ce8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 635e44 <__read_chk@plt+0x5d0a70> │ │ │ │ ldmdami r7, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [sl], #-1565 @ 0xfffff9e3 │ │ │ │ ldmdapl r6, {sl, sp} │ │ │ │ stmvs r7, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0916081 │ │ │ │ - ldmdbmi r3, {r0, r1, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r3, {r0, r1, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ strtmi lr, [r3], -r4, ror #27 │ │ │ │ cmncs r9, r2, lsr #12 │ │ │ │ @ instruction: 0xf06e9400 │ │ │ │ - stmdacs lr!, {r0, r3, r4, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs lr!, {r0, r6, fp, ip, sp, lr, pc}^ │ │ │ │ qadd16mi fp, r0, ip │ │ │ │ andle r4, r5, r3, lsl #12 │ │ │ │ eorvs fp, fp, r5, lsl #2 │ │ │ │ addsvs r6, pc, r3, lsr r8 @ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ andcs r4, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stcl 7, cr15, [ip, #968] @ 0x3c8 │ │ │ │ blne 83724 <__read_chk@plt+0x1e350> │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x0000e7ee │ │ │ │ ldrhteq ip, [sl], -sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, sp, r4, ror #15 │ │ │ │ - andseq r9, sp, lr, asr #15 │ │ │ │ + @ instruction: 0x001d96bc │ │ │ │ + andseq r9, sp, r6, lsr #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ bmi f43988 <__read_chk@plt+0xede5b4> │ │ │ │ addlt r4, r3, fp, lsr fp │ │ │ │ ldcmi 4, cr4, [fp, #-488]! @ 0xfffffe18 │ │ │ │ ldrbtmi r4, [sp], #-1672 @ 0xfffff978 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ @ instruction: 0xf191d055 │ │ │ │ - @ instruction: 0x9000f9b1 │ │ │ │ - stc2l 1, cr15, [r4, #352]! @ 0x160 │ │ │ │ + andls pc, r0, r1, lsr #18 │ │ │ │ + stc2 1, cr15, [ip, #352]! @ 0x160 │ │ │ │ @ instruction: 0x21229800 │ │ │ │ - @ instruction: 0xf85ef159 │ │ │ │ + @ instruction: 0xf826f159 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ blmi ce64b8 <__read_chk@plt+0xc810e4> │ │ │ │ ldmvs pc, {r0, r1, r3, r5, r6, r7, fp, ip, lr} @ │ │ │ │ ldcle 15, cr2, [r2, #-0] │ │ │ │ blmi c4bff8 <__read_chk@plt+0xbe6c24> │ │ │ │ ldrdlt pc, [r0], -sp │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @@ -13045,53 +13045,53 @@ │ │ │ │ adcmi r7, r7, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xf1b8d1f3 │ │ │ │ eorsle r0, r1, r0, lsl #30 │ │ │ │ @ instruction: 0xf8c89b00 │ │ │ │ @ instruction: 0xf1b93000 │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r8], #-2082 @ 0xfffff7de │ │ │ │ - @ instruction: 0xf982f191 │ │ │ │ + @ instruction: 0xf8f2f191 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ bmi 879fc8 <__read_chk@plt+0x814bf4> │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r7, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stclle 2, cr4, [r0, #668]! @ 0x29c │ │ │ │ @ instruction: 0xf1774668 │ │ │ │ - @ instruction: 0xf1b9fe27 │ │ │ │ + @ instruction: 0xf1b9fd97 │ │ │ │ andle r0, r9, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r9], #-2326 @ 0xfffff6ea │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldcl 7, cr15, [r8, #-968] @ 0xfffffc38 │ │ │ │ - @ instruction: 0xf962f191 │ │ │ │ + @ instruction: 0xf8d2f191 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ ldmdami r1, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a64478 │ │ │ │ @ instruction: 0xf1774668 │ │ │ │ - bfi pc, r1, (invalid: 28:12) @ │ │ │ │ + strb pc, [ip, r1, lsl #27] @ │ │ │ │ @ instruction: 0xf1774668 │ │ │ │ - @ instruction: 0xf1b9fe0d │ │ │ │ + @ instruction: 0xf1b9fd7d │ │ │ │ rscle r0, pc, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf7f2e7e4 │ │ │ │ svclt 0x0000ecc8 │ │ │ │ eorseq ip, sl, ip, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq ip, sl, r6, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ subeq fp, r0, ip, asr #32 │ │ │ │ - eorseq r9, r3, r6, lsl #19 │ │ │ │ + eorseq r9, r3, sl, lsl r8 │ │ │ │ ldrhteq ip, [sl], -sl │ │ │ │ - andseq r9, sp, sl, lsr r7 │ │ │ │ - eorseq r9, r3, r4, lsr r9 │ │ │ │ - @ instruction: 0x001d96de │ │ │ │ + andseq r9, sp, r2, lsl r6 │ │ │ │ + eorseq r9, r3, r8, asr #15 │ │ │ │ + @ instruction: 0x001d95b6 │ │ │ │ stmdavs fp, {r1, fp, sp, lr} │ │ │ │ mulle r2, sl, r2 │ │ │ │ andcs sp, r1, r8, lsl #18 │ │ │ │ blvc 103e28 <__read_chk@plt+0x9ea54> │ │ │ │ ldreq r7, [r2, fp, lsl #22] │ │ │ │ movweq pc, #8195 @ 0x2003 @ │ │ │ │ stmdblt r3!, {r0, r1, r8, sl, ip, lr, pc}^ │ │ │ │ @@ -13110,68 +13110,68 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ movwcs r4, #3407 @ 0xd4f │ │ │ │ strmi r6, [ip], -fp │ │ │ │ andcs r4, r0, sp, ror r4 │ │ │ │ blcs 8c668 <__read_chk@plt+0x27294> │ │ │ │ eorscs sp, r4, r2, ror r0 │ │ │ │ - @ instruction: 0xff32f177 │ │ │ │ + mcr2 1, 5, pc, cr2, cr7, {3} @ │ │ │ │ strmi r6, [r5], -fp, ror #18 │ │ │ │ ldmdavs r8, {r5, sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf191808a │ │ │ │ - blmi 12304b4 <__read_chk@plt+0x11cb0e0> │ │ │ │ + blmi 1230274 <__read_chk@plt+0x11caea0> │ │ │ │ ldrbtmi r6, [fp], #-40 @ 0xffffffd8 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ rsbsle r2, sp, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi 11304a0 <__read_chk@plt+0x10cb0cc> │ │ │ │ + blmi 1130260 <__read_chk@plt+0x10cae8c> │ │ │ │ rsbvs r4, r8, fp, ror r4 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ rsbsle r2, r0, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi 103048c <__read_chk@plt+0xfcb0b8> │ │ │ │ + blmi 103024c <__read_chk@plt+0xfcae78> │ │ │ │ adcvs r4, r8, fp, ror r4 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ rsble r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi f30478 <__read_chk@plt+0xecb0a4> │ │ │ │ + blmi f30238 <__read_chk@plt+0xecae64> │ │ │ │ rscvs r4, r8, fp, ror r4 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi e30464 <__read_chk@plt+0xdcb090> │ │ │ │ + blmi e30224 <__read_chk@plt+0xdcae50> │ │ │ │ @ instruction: 0x6128447b │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi d30450 <__read_chk@plt+0xccb07c> │ │ │ │ + blmi d30210 <__read_chk@plt+0xccae3c> │ │ │ │ smcvs 33867 @ 0x844b │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ eorsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi c3043c <__read_chk@plt+0xbcb068> │ │ │ │ + blmi c301fc <__read_chk@plt+0xbcae28> │ │ │ │ @ instruction: 0x61a8447b │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ eorle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi b30428 <__read_chk@plt+0xacb054> │ │ │ │ + blmi b301e8 <__read_chk@plt+0xacae14> │ │ │ │ mvnvs r4, fp, ror r4 │ │ │ │ bvs 68c6d8 <__read_chk@plt+0x627304> │ │ │ │ stmdavs r5!, {r3, r4, r8, r9, ip, sp, pc} │ │ │ │ - @ instruction: 0xf8a8f191 │ │ │ │ + @ instruction: 0xf818f191 │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ ldmdbvs fp, {r3, r5, r9, sp, lr}^ │ │ │ │ @ instruction: 0xb1b86a58 │ │ │ │ @ instruction: 0xf1916825 │ │ │ │ - blmi 970404 <__read_chk@plt+0x90b030> │ │ │ │ + blmi 9701c4 <__read_chk@plt+0x90adf0> │ │ │ │ rsbvs r4, r8, #2063597568 @ 0x7b000000 │ │ │ │ bvs fe68c6fc <__read_chk@plt+0xfe627328> │ │ │ │ stmdavs r5!, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf896f191 │ │ │ │ + @ instruction: 0xf806f191 │ │ │ │ strmi r6, [r1], -r3, lsr #16 │ │ │ │ andcs r2, r0, #1 │ │ │ │ sbcsvs r6, sl, #-1879048182 @ 0x9000000a │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ ldmdami fp, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xe7f04478 │ │ │ │ ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ @@ -13196,25 +13196,25 @@ │ │ │ │ subeq sl, r0, r0, asr #29 │ │ │ │ subeq sl, r0, ip, lsr #29 │ │ │ │ umaaleq sl, r0, r8, lr │ │ │ │ subeq sl, r0, r4, lsl #29 │ │ │ │ subeq sl, r0, r0, ror lr │ │ │ │ subeq sl, r0, lr, asr lr │ │ │ │ subeq sl, r0, ip, asr #28 │ │ │ │ - mlaseq r3, r4, r7, r9 │ │ │ │ - eorseq r9, r3, lr, lsl #15 │ │ │ │ - eorseq r9, r3, r8, lsl #15 │ │ │ │ - eorseq r9, r3, r2, lsl #15 │ │ │ │ - eorseq r9, r3, ip, ror r7 │ │ │ │ - eorseq r9, r3, r6, ror r7 │ │ │ │ - eorseq r9, r3, r0, ror r7 │ │ │ │ - eorseq r9, r3, sl, ror #14 │ │ │ │ - eorseq r9, r3, r4, ror #14 │ │ │ │ - eorseq r9, r3, lr, asr r7 │ │ │ │ - eorseq r9, r3, r8, asr r7 │ │ │ │ + eorseq r9, r3, r8, lsr #12 │ │ │ │ + eorseq r9, r3, r2, lsr #12 │ │ │ │ + eorseq r9, r3, ip, lsl r6 │ │ │ │ + eorseq r9, r3, r6, lsl r6 │ │ │ │ + eorseq r9, r3, r0, lsl r6 │ │ │ │ + eorseq r9, r3, sl, lsl #12 │ │ │ │ + eorseq r9, r3, r4, lsl #12 │ │ │ │ + ldrshteq r9, [r3], -lr │ │ │ │ + ldrshteq r9, [r3], -r8 │ │ │ │ + ldrshteq r9, [r3], -r2 │ │ │ │ + eorseq r9, r3, ip, ror #11 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r0], {204} @ 0xcc │ │ │ │ stclvc 5, cr15, [r7, #-692] @ 0xfffffd4c │ │ │ │ ssatcs pc, #13, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8dfab13 │ │ │ │ @@ -13233,34 +13233,34 @@ │ │ │ │ andsvs r2, r4, r5 │ │ │ │ ldrls r6, [r2], #-52 @ 0xffffffcc │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ movwls r5, #22731 @ 0x58cb │ │ │ │ @ instruction: 0x1674f8df │ │ │ │ ldrbtmi r6, [r9], #-2075 @ 0xfffff7e5 │ │ │ │ movwls r6, #51355 @ 0xc89b │ │ │ │ - mrc2 1, 3, pc, cr0, cr0, {3} │ │ │ │ + stc2l 1, cr15, [r0, #448]! @ 0x1c0 │ │ │ │ @ instruction: 0x1668f8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ @ instruction: 0xf16eebf8 │ │ │ │ - @ instruction: 0xf8dffec5 │ │ │ │ + @ instruction: 0xf8dffe8d │ │ │ │ stcne 6, cr1, [r7], {92} @ 0x5c │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7f24620 │ │ │ │ bge 12ad28c <__read_chk@plt+0x1247eb8> │ │ │ │ andvc lr, r0, sp, asr #19 │ │ │ │ andls r4, fp, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xf8df463b │ │ │ │ vst1.16 {d18-d20}, [pc], r4 │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ - @ instruction: 0xf8b4f16f │ │ │ │ + @ instruction: 0xf87cf16f │ │ │ │ eorvs fp, ip, r5, lsl #2 │ │ │ │ strcs r9, [r0], #-2821 @ 0xfffff4fb │ │ │ │ addvs r6, r4, r8, lsl r8 │ │ │ │ - mcr2 0, 6, pc, cr10, cr0, {4} @ │ │ │ │ + mrc2 0, 4, pc, cr2, cr0, {4} │ │ │ │ @ instruction: 0x3628f8df │ │ │ │ ldmpl r2, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4618ab18 │ │ │ │ andls r9, sp, #671088640 @ 0x28000000 │ │ │ │ movwcc r6, #6163 @ 0x1813 │ │ │ │ @ instruction: 0xf7f56013 │ │ │ │ blls 1b116c <__read_chk@plt+0x14bd98> │ │ │ │ @@ -13291,45 +13291,45 @@ │ │ │ │ bl 156b98 <__read_chk@plt+0xf17c4> │ │ │ │ ldmdbvs fp, {r0, r2, r7, r8, r9, ip}^ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ andcs r9, r0, #4, 22 @ 0x1000 │ │ │ │ orrne lr, r9, r3, lsl #22 │ │ │ │ ldrmi r6, [r1], -fp, asr #18 │ │ │ │ @ instruction: 0xf0cd6818 │ │ │ │ - blls 2305bc <__read_chk@plt+0x1cb1e8> │ │ │ │ + blls 2304dc <__read_chk@plt+0x1cb108> │ │ │ │ @ instruction: 0xf10d6018 │ │ │ │ movwcs r0, #2428 @ 0x97c │ │ │ │ movwcc lr, #2505 @ 0x9c9 │ │ │ │ movwcc lr, #10697 @ 0x29c9 │ │ │ │ movwcc lr, #18889 @ 0x49c9 │ │ │ │ andscc pc, r8, r9, asr #17 │ │ │ │ @ instruction: 0xf190b118 │ │ │ │ - @ instruction: 0xf8c9ff87 │ │ │ │ + @ instruction: 0xf8c9fef7 │ │ │ │ @ instruction: 0xf1bb0004 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldcge 0, cr8, [r7], {214} @ 0xd6 │ │ │ │ @ instruction: 0xf1904658 │ │ │ │ - @ instruction: 0xf8dfff7d │ │ │ │ + @ instruction: 0xf8dffeed │ │ │ │ strmi r2, [r1], -r8, ror #10 │ │ │ │ eorvs r4, r0, sl, ror r4 │ │ │ │ @ instruction: 0xf1994640 │ │ │ │ - strtmi pc, [r0], -pc, asr #24 │ │ │ │ - stc2 1, cr15, [ip], #-476 @ 0xfffffe24 │ │ │ │ + @ instruction: 0x4620fbbf │ │ │ │ + blx fe7ae9be <__read_chk@plt+0xfe7495ea> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibvs fp, {r0, r2, r3, r4, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andcs r8, r1, #536870918 @ 0x20000006 │ │ │ │ @ instruction: 0xf8c92102 │ │ │ │ ldmibvs fp, {r3, r4, ip}^ │ │ │ │ andcc r4, r1, #16, 12 @ 0x1000000 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ movwls r3, #8194 @ 0x2002 │ │ │ │ @ instruction: 0xf1770080 │ │ │ │ - @ instruction: 0xf8d8fd8d │ │ │ │ + @ instruction: 0xf8d8fcfd │ │ │ │ blls 10e414 <__read_chk@plt+0xa9040> │ │ │ │ andeq pc, r8, r9, asr #17 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0x469a8270 │ │ │ │ and r9, r8, r2, lsl #8 │ │ │ │ ldmvs fp!, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @@ -13338,47 +13338,47 @@ │ │ │ │ ldmvs fp!, {r0, r1, r2, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ rscsle r2, sl, r0, lsl #22 │ │ │ │ b 14504ac <__read_chk@plt+0x13eb0d8> │ │ │ │ blcs 107526c <__read_chk@plt+0x100fe98> │ │ │ │ ldmvs r8!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ beq ee874 <__read_chk@plt+0x894a0> │ │ │ │ ldrdmi pc, [r8], -r9 │ │ │ │ - @ instruction: 0xff38f190 │ │ │ │ + mcr2 1, 5, pc, cr8, cr0, {4} @ │ │ │ │ @ instruction: 0xf84469ff │ │ │ │ svccs 0x0000000b │ │ │ │ @ instruction: 0xf8d8d1eb │ │ │ │ @ instruction: 0xf8d93000 │ │ │ │ stcls 0, cr2, [r2], {8} │ │ │ │ eorvc pc, sl, r2, asr #16 │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - @ instruction: 0xf8a4f188 │ │ │ │ + @ instruction: 0xf814f188 │ │ │ │ andcs sl, r1, #27648 @ 0x6c00 │ │ │ │ rsbsls pc, r0, sp, asr #17 │ │ │ │ andcs r9, r0, #-1342177279 @ 0xb0000001 │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ ldm r3, {r0, r3, r9, fp, ip, pc} │ │ │ │ ldrtmi r0, [r3], -r3 │ │ │ │ - ldc2 0, cr15, [sl, #848] @ 0x350 │ │ │ │ + stc2l 0, cr15, [r2, #-848]! @ 0xfffffcb0 │ │ │ │ cmplt fp, r3, lsr r8 │ │ │ │ andcs r9, r4, #0, 6 │ │ │ │ ldrcc pc, [ip], #2271 @ 0x8df │ │ │ │ tstcs r3, r0, lsl r6 │ │ │ │ @ instruction: 0xf14f447b │ │ │ │ - @ instruction: 0x4630fef9 │ │ │ │ - blx ff22ea8a <__read_chk@plt+0xff1c96b6> │ │ │ │ + ldrtmi pc, [r0], -r1, asr #29 @ │ │ │ │ + blx e2ea8a <__read_chk@plt+0xdc96b6> │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ rsble r2, r0, r0, lsl #16 │ │ │ │ - @ instruction: 0xff06f190 │ │ │ │ + mrc2 1, 3, pc, cr6, cr0, {4} │ │ │ │ eorvs r9, r0, r5, lsl #22 │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf19922a4 │ │ │ │ - @ instruction: 0x4620fbd5 │ │ │ │ - blx fed2eab2 <__read_chk@plt+0xfecc96de> │ │ │ │ + strtmi pc, [r0], -r5, asr #22 │ │ │ │ + blx 92eab2 <__read_chk@plt+0x8c96de> │ │ │ │ andcs lr, r5, #79 @ 0x4f │ │ │ │ andcs r4, r0, r9, lsr r6 │ │ │ │ b ffa304a8 <__read_chk@plt+0xff9cb0d4> │ │ │ │ ldrtmi r2, [r9], -r5, lsl #4 │ │ │ │ andcs r4, r0, r2, lsl #13 │ │ │ │ b ff8b04b4 <__read_chk@plt+0xff84b0e0> │ │ │ │ stcl 7, cr15, [r6], #968 @ 0x3c8 │ │ │ │ @@ -13414,15 +13414,15 @@ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0x46a1aef4 │ │ │ │ blls 26c4b4 <__read_chk@plt+0x2070e0> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf10d8126 │ │ │ │ andcs r0, r6, #64, 20 @ 0x40000 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ - blx 8aeac6 <__read_chk@plt+0x8496f2> │ │ │ │ + blx ffaaeac4 <__read_chk@plt+0xffa496f0> │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ svcge 0x0015819a │ │ │ │ eorsle r2, r8, r0, lsl #26 │ │ │ │ bleq ae6d4 <__read_chk@plt+0x49300> │ │ │ │ stmdbhi lr, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ svcge 0x00159c04 │ │ │ │ @@ -13432,62 +13432,62 @@ │ │ │ │ @ instruction: 0x21203000 │ │ │ │ @ instruction: 0xf50368e0 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d33280 │ │ │ │ stmdbvs r3!, {r2, pc}^ │ │ │ │ stmdavs r3!, {r0, r2, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf1599302 │ │ │ │ - @ instruction: 0x4641fb5d │ │ │ │ + strbmi pc, [r1], -r5, lsr #22 @ │ │ │ │ blls 1165d0 <__read_chk@plt+0xb11fc> │ │ │ │ strbmi r4, [r2], -r8, lsr #12 │ │ │ │ @ instruction: 0xf1599601 │ │ │ │ - @ instruction: 0x4601fd13 │ │ │ │ + @ instruction: 0x4601fcdb │ │ │ │ teqlt r0, r8, lsr r0 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1774638 │ │ │ │ - blls 171284 <__read_chk@plt+0x10beb0> │ │ │ │ + blls 171044 <__read_chk@plt+0x10bc70> │ │ │ │ bleq eea20 <__read_chk@plt+0x8964c> │ │ │ │ ldrbmi r3, [fp, #-1088] @ 0xfffffbc0 │ │ │ │ stmdavs r3!, {r1, ip, lr, pc}^ │ │ │ │ bicsle r2, r4, r0, lsl #22 │ │ │ │ ldmib sp, {r0, r1, r8, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0x2120890e │ │ │ │ vnmlsge.f64 d9, d6, d4 │ │ │ │ ldrdcc r6, [r2], -r8 │ │ │ │ - blx eaeb7a <__read_chk@plt+0xe497a6> │ │ │ │ - mrc2 1, 2, pc, cr6, cr0, {4} │ │ │ │ + blx aeb7a <__read_chk@plt+0x497a6> │ │ │ │ + stc2l 1, cr15, [r6, #576] @ 0x240 │ │ │ │ ldrdlt pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1bb6030 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ blls 192a3c <__read_chk@plt+0x12d668> │ │ │ │ @ instruction: 0xf8cdac17 │ │ │ │ @ instruction: 0x46a19038 │ │ │ │ ldrbmi r9, [ip], -r3, lsl #12 │ │ │ │ orrne lr, r5, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ movwls r2, #17664 @ 0x4500 │ │ │ │ stmib sp, {r0, r1, r4, sp, lr, pc}^ │ │ │ │ ldrmi r1, [r1], -r0, lsl #10 │ │ │ │ - ldc2l 1, cr15, [sl], {89} @ 0x59 │ │ │ │ + stc2 1, cr15, [r2], #356 @ 0x164 │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf8dab130 │ │ │ │ stmibvs r3, {} @ │ │ │ │ @ instruction: 0x46384798 │ │ │ │ - blx ffbaec3c <__read_chk@plt+0xffb49868> │ │ │ │ + blx 17aec3c <__read_chk@plt+0x1749868> │ │ │ │ @ instruction: 0xf1774648 │ │ │ │ - stmibvs r4!, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs r4!, {r0, r3, r4, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stmibvs r6!, {r2, r3, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ mvnvs r4, r0, lsr #12 │ │ │ │ - ldc2 0, cr15, [r2], {203} @ 0xcb │ │ │ │ + blx ff72e9a2 <__read_chk@plt+0xff6c95ce> │ │ │ │ @ instruction: 0xf1779002 │ │ │ │ - bls 1317d8 <__read_chk@plt+0xcc404> │ │ │ │ + bls 131598 <__read_chk@plt+0xcc1c4> │ │ │ │ @ instruction: 0xf8c94601 │ │ │ │ strtmi r0, [r0], -r0 │ │ │ │ - blx a2e9b4 <__read_chk@plt+0x9c95e0> │ │ │ │ + @ instruction: 0xf9eef0cb │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf5039903 │ │ │ │ @ instruction: 0xf8d95340 │ │ │ │ mvnvs r0, r0 │ │ │ │ @ instruction: 0xf8d36809 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp}^ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @@ -13496,51 +13496,51 @@ │ │ │ │ ldmdblt r3, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ blls 36c5cc <__read_chk@plt+0x3071f8> │ │ │ │ cdpls 7, 0, cr14, cr3, cr3, {6} │ │ │ │ ldrsbtls pc, [r8], -sp @ │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf1774630 │ │ │ │ - @ instruction: 0xac26fab7 │ │ │ │ + @ instruction: 0xac26fa27 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7f14620 │ │ │ │ @ instruction: 0xf8daeeb2 │ │ │ │ @ instruction: 0xf1500000 │ │ │ │ - ldmibmi r7, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmibmi r7, {r0, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorvs r2, r0, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ rsbvs r2, r3, r1, lsl #6 │ │ │ │ ldmib lr, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2408448 @ 0x24c000 │ │ │ │ ldrbtmi r6, [r9], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xf7f22000 │ │ │ │ blmi fe4ece60 <__read_chk@plt+0xfe487a8c> │ │ │ │ cmnvs r2, r4, lsl #4 │ │ │ │ mvnscs r9, r8, lsl #20 │ │ │ │ stmdage lr!, {r5, r8, sp, lr} │ │ │ │ andscs r5, sp, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf7f161e3 │ │ │ │ @ instruction: 0x4620ee92 │ │ │ │ - @ instruction: 0xf84af067 │ │ │ │ + @ instruction: 0xf812f067 │ │ │ │ @ instruction: 0xf1504650 │ │ │ │ - stmdals sl, {r0, r1, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals sl, {r0, r1, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf9d4f7f5 │ │ │ │ stmdbls sp, {r0, r3, fp, ip, pc} │ │ │ │ stmdavs fp, {r1, fp, sp, lr} │ │ │ │ andvs r3, fp, r1, lsl #22 │ │ │ │ @ instruction: 0xf177b10a │ │ │ │ - @ instruction: 0xf8d8fa7f │ │ │ │ + @ instruction: 0xf8d8f9ef │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1874640 │ │ │ │ - stmdals r6, {r0, r1, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r6, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx 1daed2c <__read_chk@plt+0x1d49958> │ │ │ │ + @ instruction: 0xf9e4f177 │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ stmdage r0!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 1c2ed38 <__read_chk@plt+0x1bc9964> │ │ │ │ + @ instruction: 0xf9def177 │ │ │ │ @ instruction: 0x3018f8d9 │ │ │ │ andsle r2, r3, r2, lsl #22 │ │ │ │ bls 39937c <__read_chk@plt+0x333fa8> │ │ │ │ addsvs r6, sl, fp, lsl r8 │ │ │ │ blmi 1a85148 <__read_chk@plt+0x1a1fd74> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls ff1cc7e0 <__read_chk@plt+0xff16740c> │ │ │ │ @@ -13548,279 +13548,279 @@ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andcs r8, r0, r0, asr #1 │ │ │ │ stclvc 5, cr15, [r7, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ rscle r2, r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf10ba821 │ │ │ │ - @ instruction: 0xe7e3fc95 │ │ │ │ + ubfx pc, sp, #24, #4 │ │ │ │ @ instruction: 0xf10d9b06 │ │ │ │ @ instruction: 0xf8c9097c │ │ │ │ ldmdavs r8, {r3, r4, ip, sp, pc} │ │ │ │ bllt aced0 <__read_chk@plt+0x47afc> │ │ │ │ bllt 12ced4 <__read_chk@plt+0xc7b00> │ │ │ │ bllt 1aced8 <__read_chk@plt+0x147b04> │ │ │ │ @ instruction: 0xf190b118 │ │ │ │ - @ instruction: 0xf8c9fd85 │ │ │ │ + @ instruction: 0xf8c9fcf5 │ │ │ │ vst4.8 {d16-d19}, [pc], r4 │ │ │ │ blmi 190fdac <__read_chk@plt+0x18aa9d8> │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldcge 3, cr11, [fp], {-0} │ │ │ │ strtmi r2, [r1], -r0, lsl #4 │ │ │ │ andcs lr, r0, #196, 18 @ 0x310000 │ │ │ │ andcs lr, r2, #196, 18 @ 0x310000 │ │ │ │ - @ instruction: 0xf886f10b │ │ │ │ + @ instruction: 0xf84ef10b │ │ │ │ strmi r9, [r7], -r6, lsl #22 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ bcs 90854 <__read_chk@plt+0x2b480> │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmdavs r3!, {r3, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ movwls fp, #339 @ 0x153 │ │ │ │ blmi 15bb00c <__read_chk@plt+0x1555c38> │ │ │ │ tstcs r3, r0, lsl r6 │ │ │ │ @ instruction: 0xf14f447b │ │ │ │ - strtmi pc, [r0], -r9, asr #26 │ │ │ │ - blx 62ede8 <__read_chk@plt+0x5c9a14> │ │ │ │ + @ instruction: 0x4620fd11 │ │ │ │ + @ instruction: 0xf986f177 │ │ │ │ movwls r2, #29441 @ 0x7301 │ │ │ │ blls 1ac2d8 <__read_chk@plt+0x146f04> │ │ │ │ orrne lr, r5, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xf8d3695b │ │ │ │ movwcs fp, #0 │ │ │ │ str r9, [r6], r7, lsl #6 │ │ │ │ @ instruction: 0xf8c92301 │ │ │ │ @ instruction: 0xf8c9b008 │ │ │ │ @ instruction: 0xe6213018 │ │ │ │ ldcge 8, cr4, [r7], {72} @ 0x48 │ │ │ │ andlt pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0xf1904478 │ │ │ │ - blls 1f1d4c <__read_chk@plt+0x18c978> │ │ │ │ + blls 1f1b0c <__read_chk@plt+0x18c738> │ │ │ │ ldmdavs fp, {r5, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ blls 24c9b8 <__read_chk@plt+0x1e75e4> │ │ │ │ cmple r5, r0, lsl #22 │ │ │ │ @ instruction: 0x01ad9b04 │ │ │ │ ldmdavs r1!, {r0, r1, r3, r4, r6, r8, fp, ip, lr} │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ ldrmi r9, [r1], -r1, lsl #2 │ │ │ │ - blx ff3aedce <__read_chk@plt+0xff3499fa> │ │ │ │ + blx fe5aedce <__read_chk@plt+0xfe5499fa> │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf8dab130 │ │ │ │ stmibvs r3, {} @ │ │ │ │ @ instruction: 0x46384798 │ │ │ │ - @ instruction: 0xf9def177 │ │ │ │ + @ instruction: 0xf94ef177 │ │ │ │ blcs 8c90c <__read_chk@plt+0x27538> │ │ │ │ svcge 0x001ef43f │ │ │ │ @ instruction: 0xf1774620 │ │ │ │ - @ instruction: 0xe719f9d7 │ │ │ │ + ldr pc, [r9, -r7, asr #18] │ │ │ │ @ instruction: 0x46384b32 │ │ │ │ @ instruction: 0xf10a9a08 │ │ │ │ ldmpl r3, {r0, r9, fp}^ │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -r3, lsl #6 │ │ │ │ - @ instruction: 0xf99ef0cb │ │ │ │ + @ instruction: 0xf966f0cb │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ @ instruction: 0xf1909303 │ │ │ │ - blls 171cdc <__read_chk@plt+0x10c908> │ │ │ │ + blls 171a9c <__read_chk@plt+0x10c6c8> │ │ │ │ andeq pc, fp, r3, asr #16 │ │ │ │ movwcs lr, #5565 @ 0x15bd │ │ │ │ andlt pc, r8, r9, asr #17 │ │ │ │ andscc pc, r8, r9, asr #17 │ │ │ │ stmdbmi r6!, {r0, r2, r4, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldm r0!, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - @ instruction: 0xffd2f090 │ │ │ │ + @ instruction: 0xff9af090 │ │ │ │ @ instruction: 0xf7f5980a │ │ │ │ @ instruction: 0xe745f8f9 │ │ │ │ ldr r9, [sl, fp, lsl #22]! │ │ │ │ @ instruction: 0xb12a6802 │ │ │ │ - @ instruction: 0xf9a6f177 │ │ │ │ + @ instruction: 0xf916f177 │ │ │ │ @ instruction: 0xf8d89b06 │ │ │ │ ldmdavs fp, {ip, sp, lr} │ │ │ │ @ instruction: 0xf1904618 │ │ │ │ - eorsvs pc, r8, r5, ror #25 │ │ │ │ + eorsvs pc, r8, r5, asr ip @ │ │ │ │ andvs lr, r3, r9, ror r7 │ │ │ │ @ instruction: 0xf7f2e5b8 │ │ │ │ svclt 0x0000e85c │ │ │ │ eorseq ip, sl, r2, lsr #12 │ │ │ │ eorseq ip, sl, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, sp, r6, lsr #9 │ │ │ │ - andseq r3, lr, r8, lsl #24 │ │ │ │ - mulseq sp, lr, r4 │ │ │ │ - andseq r9, sp, sl, lsl #9 │ │ │ │ + andseq r9, sp, lr, ror r3 │ │ │ │ + andseq r3, lr, ip, lsr #21 │ │ │ │ + andseq r9, sp, r6, ror r3 │ │ │ │ + andseq r9, sp, r2, ror #6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - andseq r9, sp, r2, lsr r4 │ │ │ │ - andseq r7, sp, r4, asr #19 │ │ │ │ - strhteq sl, [r0], -r8 │ │ │ │ - eorseq r7, r3, r4, lsr #16 │ │ │ │ - ldrheq r9, [sp], -r8 │ │ │ │ - ldrheq r9, [sp], -r6 │ │ │ │ + andseq r9, sp, sl, lsl #6 │ │ │ │ + mulseq sp, ip, r8 │ │ │ │ + eoreq r9, r0, ip, asr pc │ │ │ │ + ldrhteq r7, [r3], -r8 │ │ │ │ + mulseq sp, r0, pc @ │ │ │ │ + andseq r8, sp, lr, lsl #31 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ eorseq ip, sl, r4, lsl r1 │ │ │ │ subeq sl, r0, r0, lsl r8 │ │ │ │ - eorseq r7, r3, r4, asr #9 │ │ │ │ - andseq r8, sp, ip, asr pc │ │ │ │ + eorseq r7, r3, r8, asr r3 │ │ │ │ + andseq r8, sp, r4, lsr lr │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001d8eb6 │ │ │ │ + andseq r8, sp, lr, lsl #27 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ adclt r4, r8, r0, asr #18 │ │ │ │ andcs r4, r5, r0, asr #20 │ │ │ │ mcrrmi 4, 7, r4, r0, cr9 │ │ │ │ strcs r4, [r0, #-2880] @ 0xfffff4c0 │ │ │ │ stmpl sl, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r1, r2, r3, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xf04f9227 │ │ │ │ ldrbtmi r0, [r9], #-512 @ 0xfffffe00 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdhi pc, [r8], -r3 │ │ │ │ - blx fff2ef5c <__read_chk@plt+0xffec9b88> │ │ │ │ + blx 1b2ef5c <__read_chk@plt+0x1ac9b88> │ │ │ │ addvs r6, r5, r8, lsr r8 │ │ │ │ - blx 1e2ebe6 <__read_chk@plt+0x1dc9812> │ │ │ │ + blx 102ebe6 <__read_chk@plt+0xfc9812> │ │ │ │ strtmi r2, [r9], -r6, lsl #4 │ │ │ │ @ instruction: 0xf1502001 │ │ │ │ - andls pc, r3, fp, lsl #18 │ │ │ │ + ldrdls pc, [r3], -r3 │ │ │ │ subsle r2, r1, r0, lsl #16 │ │ │ │ stmdage r4, {r0, r9, sl, lr} │ │ │ │ - @ instruction: 0xffa2f0e4 │ │ │ │ + @ instruction: 0xff6af0e4 │ │ │ │ vmovge.16 d5[0], r4 │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ stmiapl r3!, {r0, r4, r5, r8, r9, fp, lr}^ │ │ │ │ blmi ccca30 <__read_chk@plt+0xc6765c> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movwls r9, #6916 @ 0x1b04 │ │ │ │ movwls r2, #771 @ 0x303 │ │ │ │ @ instruction: 0xf123462b │ │ │ │ - stmdals r3, {r0, r2, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffa8f0e4 │ │ │ │ + stmdals r3, {r0, r2, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff70f0e4 │ │ │ │ strtmi r2, [r9], -r8, lsl #5 │ │ │ │ @ instruction: 0xf7f14630 │ │ │ │ stmdals r3, {r1, r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [lr, #-320]! @ 0xfffffec0 │ │ │ │ + stc2 1, cr15, [r6, #-320] @ 0xfffffec0 │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r9, [r9], #-5 │ │ │ │ movwcs r4, #5672 @ 0x1628 │ │ │ │ @ instruction: 0xf7f29306 │ │ │ │ stmdbmi r4!, {r2, r4, r6, fp, sp, lr, pc} │ │ │ │ andls r2, r7, r5, lsl #4 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ stmda ip, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwls r2, #41732 @ 0xa304 │ │ │ │ blmi 87b290 <__read_chk@plt+0x815ebc> │ │ │ │ strdls r2, [r9], -pc @ │ │ │ │ stmiapl r3!, {r0, r2, r3, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7f1930c │ │ │ │ ldrtmi lr, [r0], -r8, lsl #26 │ │ │ │ - cdp2 0, 12, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 0, 8, cr15, cr8, cr6, {3} │ │ │ │ @ instruction: 0xf14fa803 │ │ │ │ - ldmdavs fp!, {r0, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andhi pc, r8, r3, asr #17 │ │ │ │ blmi 4052a0 <__read_chk@plt+0x39fecc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls a4cab0 <__read_chk@plt+0x9e76dc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ eorlt r2, r8, r0 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ @ instruction: 0xf7f24479 │ │ │ │ andcs lr, r3, #2490368 @ 0x260000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0902005 │ │ │ │ - strb pc, [r5, r7, lsl #30]! @ │ │ │ │ + strb pc, [r5, pc, asr #29]! @ │ │ │ │ svc 0x00a4f7f1 │ │ │ │ eorseq fp, sl, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq fp, sl, r4, lsl #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, sp, sl, lsr lr │ │ │ │ + andseq r8, sp, r2, lsl sp │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r1, r0, r8, lsl r2 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ - andseq r8, sp, r2, lsr #27 │ │ │ │ - eoreq r3, r3, ip, ror pc │ │ │ │ + andseq r8, sp, sl, ror ip │ │ │ │ + eoreq r3, r3, r0, lsr #28 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ eorseq fp, sl, r4, asr #28 │ │ │ │ - andseq r8, sp, r0, lsr #26 │ │ │ │ + @ instruction: 0x001d8bf8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc9cb0 <__read_chk@plt+0xfeb648dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ blmi 685318 <__read_chk@plt+0x61ff44> │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ ldmpl r3, {r2, r3, r9, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf190b1d0 │ │ │ │ - strdls pc, [r0], -r9 │ │ │ │ - @ instruction: 0xf82cf158 │ │ │ │ + andls pc, r0, r9, ror #22 │ │ │ │ + @ instruction: 0xfff4f157 │ │ │ │ @ instruction: 0xb1b49b00 │ │ │ │ @ instruction: 0xb1256023 │ │ │ │ ldrbtmi r4, [r8], #-2063 @ 0xfffff7f1 │ │ │ │ - blx ffc2f12a <__read_chk@plt+0xffbc9d56> │ │ │ │ + blx 182f12a <__read_chk@plt+0x17c9d56> │ │ │ │ bmi 40ab8c <__read_chk@plt+0x3a57b8> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r0, r9, lsl #2 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ strbtmi lr, [r8], -r1, ror #15 │ │ │ │ - @ instruction: 0xf894f177 │ │ │ │ + @ instruction: 0xf804f177 │ │ │ │ @ instruction: 0xf7f1e7e5 │ │ │ │ svclt 0x0000ef54 │ │ │ │ eorseq fp, sl, r6, asr #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r3, lr, asr lr │ │ │ │ + ldrshteq r8, [r3], -r2 │ │ │ │ mlaseq sl, r6, sp, fp │ │ │ │ - eorseq r8, r3, sl, lsr lr │ │ │ │ + eorseq r8, r3, lr, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febc9d34 <__read_chk@plt+0xfeb64960> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ blmi 7453a8 <__read_chk@plt+0x6dffd4> │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ ldmpl r3, {r2, r3, r9, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf190b1d0 │ │ │ │ - @ instruction: 0x9000fbb7 │ │ │ │ - @ instruction: 0xffeaf157 │ │ │ │ + andls pc, r0, r7, lsr #22 │ │ │ │ + @ instruction: 0xffb2f157 │ │ │ │ blls 9f310 <__read_chk@plt+0x39f3c> │ │ │ │ @ instruction: 0xb1256023 │ │ │ │ ldrbtmi r4, [r8], #-2066 @ 0xfffff7ee │ │ │ │ - blx febaf1ae <__read_chk@plt+0xfeb49dda> │ │ │ │ + blx 7af1ae <__read_chk@plt+0x749dda> │ │ │ │ bmi 4cac10 <__read_chk@plt+0x46583c> │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs sp, r0, pc, lsl #2 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ - blx fe72f1d2 <__read_chk@plt+0xfe6c9dfe> │ │ │ │ + blx 32f1d2 <__read_chk@plt+0x2c9dfe> │ │ │ │ @ instruction: 0xf1579000 │ │ │ │ - stccs 15, cr15, [r0], {205} @ 0xcd │ │ │ │ + stccs 15, cr15, [r0], {149} @ 0x95 │ │ │ │ strbtmi sp, [r8], -r1, ror #3 │ │ │ │ - @ instruction: 0xf84cf177 │ │ │ │ + @ instruction: 0xffbcf176 │ │ │ │ @ instruction: 0xf7f1e7df │ │ │ │ svclt 0x0000ef0c │ │ │ │ eorseq fp, sl, r2, asr #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r8, [r3], -sl │ │ │ │ + eorseq r8, r3, lr, ror #24 │ │ │ │ eorseq fp, sl, r2, lsl sp │ │ │ │ - ldrhteq r8, [r3], -r6 │ │ │ │ + eorseq r8, r3, sl, asr #24 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0, #-816] @ 0xfffffcd0 │ │ │ │ ldcvc 5, cr15, [r3, #-692]! @ 0xfffffd4c │ │ │ │ strbcs pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ strmi r4, [ip], -r3, lsl #12 │ │ │ │ @@ -13830,42 +13830,42 @@ │ │ │ │ andcs r3, r5, r4, asr #10 │ │ │ │ strbpl pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0x26004479 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x93b1681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf170603e │ │ │ │ - strtmi pc, [r0], -r7, asr #19 │ │ │ │ + @ instruction: 0x4620f937 │ │ │ │ ldc2 7, cr15, [r0, #-988]! @ 0xfffffc24 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x46208215 │ │ │ │ @ instruction: 0xffcef7f4 │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ rsbhi pc, r6, #0 │ │ │ │ andcs sl, r6, #2816 @ 0xb00 │ │ │ │ andcs r4, r1, r1, lsr r6 │ │ │ │ - @ instruction: 0xffcef14f │ │ │ │ + @ instruction: 0xff96f14f │ │ │ │ stmdacs r0, {r5, sp, lr} │ │ │ │ andshi pc, lr, #0 │ │ │ │ ldrbtls pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0x464944f9 │ │ │ │ svc 0x0036f7f1 │ │ │ │ - blx 1af1fc <__read_chk@plt+0x149e28> │ │ │ │ + @ instruction: 0xf9ccf16e │ │ │ │ strmi r4, [r3], -r9, asr #12 │ │ │ │ andls r2, r4, r5, lsl #4 │ │ │ │ @ instruction: 0xf1034630 │ │ │ │ @ instruction: 0xf7f10902 │ │ │ │ @ instruction: 0xf8dfef2c │ │ │ │ mrcge 4, 1, r2, cr4, cr12, {6} │ │ │ │ vst1.16 {d20-d22}, [pc], fp │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf16e4630 │ │ │ │ - stmdavs r0!, {r0, r1, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ tstlt r1, r0 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @@ -13874,15 +13874,15 @@ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ svc 0x0008f7f1 │ │ │ │ strtcs pc, [r0], #2271 @ 0x8df │ │ │ │ vst1.16 {d20-d22}, [pc], fp │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf16e4630 │ │ │ │ - stmdavs r0!, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ tstlt r1, r4 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @@ -13891,15 +13891,15 @@ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mcr 7, 7, pc, cr6, cr1, {7} @ │ │ │ │ strbtcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ vst1.16 {d20-d22}, [pc], fp │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf16e4630 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ tstlt r1, ip │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @@ -13908,15 +13908,15 @@ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mcr 7, 6, pc, cr4, cr1, {7} @ │ │ │ │ ldrtcs pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ vst1.16 {d20-d22}, [pc], fp │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf16e4630 │ │ │ │ - stmdavs r0!, {r0, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d84798 │ │ │ │ tstlt r1, r0, lsl r0 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @@ -13924,15 +13924,15 @@ │ │ │ │ andcs r1, r5, #4, 8 @ 0x4000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mcr 7, 5, pc, cr2, cr1, {7} @ │ │ │ │ @ instruction: 0x464b4afe │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - blx 1baf336 <__read_chk@plt+0x1b49f62> │ │ │ │ + blx daf336 <__read_chk@plt+0xd49f62> │ │ │ │ ldrtmi r6, [r1], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrdlt pc, [r8], -r8 │ │ │ │ @ instruction: 0x1018f8d8 │ │ │ │ stmdbcs r1, {r1, r3, r4, r6, r9, sl, lr} │ │ │ │ orrhi pc, r1, r0 │ │ │ │ suble r2, r2, r0, lsl #20 │ │ │ │ @@ -13949,15 +13949,15 @@ │ │ │ │ ldrdlt pc, [ip], -sp │ │ │ │ @ instruction: 0xf8d8e001 │ │ │ │ adcsmi r1, r9, #8 │ │ │ │ ldrbmi sp, [r9], -ip │ │ │ │ stmdavs r6!, {r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x21209b04 │ │ │ │ ldmibvs r5!, {r3, r4, r8, sl, fp, ip} │ │ │ │ - @ instruction: 0xff52f158 │ │ │ │ + @ instruction: 0xff1af158 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldmdavs lr!, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ ldrbmi r2, [r1], -r7, lsl #4 │ │ │ │ @ instruction: 0xf7f14630 │ │ │ │ stmdacs r0, {r2, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ svclt 0x00086820 │ │ │ │ ldrtmi r4, [r1], -lr, asr #12 │ │ │ │ @@ -13976,71 +13976,71 @@ │ │ │ │ ldrbtmi r4, [fp], #-3027 @ 0xfffff42d │ │ │ │ blmi ff557a58 <__read_chk@plt+0xff4f2684> │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ ldrbtmi r4, [fp], #-3026 @ 0xfffff42e │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ andcs r9, r6, #335544320 @ 0x14000000 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ - cdp2 1, 11, cr15, cr12, cr15, {2} │ │ │ │ + cdp2 1, 8, cr15, cr4, cr15, {2} │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r0, #-1073741819 @ 0xc0000005 │ │ │ │ ldrmi r6, [r1], -r0, lsr #16 │ │ │ │ - blx fe6af3a0 <__read_chk@plt+0xfe649fcc> │ │ │ │ + blx 18af3a0 <__read_chk@plt+0x1849fcc> │ │ │ │ @ instruction: 0xf0fe4638 │ │ │ │ - @ instruction: 0xf0e4fcd5 │ │ │ │ - blmi ff272898 <__read_chk@plt+0xff20d4c4> │ │ │ │ + @ instruction: 0xf0e4fc9d │ │ │ │ + blmi ff2727b8 <__read_chk@plt+0xff20d3e4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_sc, r3 @ │ │ │ │ strle r0, [r3], #-2009 @ 0xfffff827 │ │ │ │ strle r0, [r1], #-1946 @ 0xfffff866 │ │ │ │ strle r0, [pc, #-1883] @ 72729 <__read_chk@plt+0xd355> │ │ │ │ ldrtmi r2, [r9], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0f7a810 │ │ │ │ - @ instruction: 0x4601fd37 │ │ │ │ + @ instruction: 0x4601fcff │ │ │ │ @ instruction: 0xf0f89809 │ │ │ │ - blmi feff15ec <__read_chk@plt+0xfef8c218> │ │ │ │ + blmi feff150c <__read_chk@plt+0xfef8c138> │ │ │ │ stmiapl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ - cdp2 0, 10, cr15, cr10, cr4, {7} │ │ │ │ + cdp2 0, 7, cr15, cr2, cr4, {7} │ │ │ │ andcs r9, r0, #6144 @ 0x1800 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf503ae0f │ │ │ │ @ instruction: 0xf10d5a40 │ │ │ │ @ instruction: 0xf8da0b38 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp}^ │ │ │ │ svcne 0x00089b04 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf0f73304 │ │ │ │ - blmi fecf2200 <__read_chk@plt+0xfec8ce2c> │ │ │ │ + blmi fecf2120 <__read_chk@plt+0xfec8cd4c> │ │ │ │ stmiapl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ - cdp2 0, 9, cr15, cr0, cr4, {7} │ │ │ │ + cdp2 0, 5, cr15, cr8, cr4, {7} │ │ │ │ smlatbcs r0, lr, fp, r4 │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ @ instruction: 0xf0e44618 │ │ │ │ - ldrtmi pc, [r0], -r9, lsl #29 @ │ │ │ │ + @ instruction: 0x4630fe51 │ │ │ │ @ instruction: 0xf0e46821 │ │ │ │ - @ instruction: 0xf8d8fcad │ │ │ │ + @ instruction: 0xf8d8fc75 │ │ │ │ ldrbmi r1, [r8], -r0 │ │ │ │ - stc2 0, cr15, [r4, #-912] @ 0xfffffc70 │ │ │ │ + stc2l 0, cr15, [ip], {228} @ 0xe4 │ │ │ │ ldrdne lr, [lr], -sp │ │ │ │ - @ instruction: 0xff26f0e4 │ │ │ │ + cdp2 0, 14, cr15, cr14, cr4, {7} │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ sbcshi pc, r9, r0, asr #32 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ bleq 12af344 <__read_chk@plt+0x1249f70> │ │ │ │ - ldc2 0, cr15, [r0, #-912] @ 0xfffffc70 │ │ │ │ + ldc2l 0, cr15, [r8], {228} @ 0xe4 │ │ │ │ @ instruction: 0xf0e46820 │ │ │ │ - addcs pc, r8, #45312 @ 0xb100 │ │ │ │ + addcs pc, r8, #30976 @ 0x7900 │ │ │ │ @ instruction: 0x46584631 │ │ │ │ b fe330ee8 <__read_chk@plt+0xfe2cbb14> │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blx fe92f46c <__read_chk@plt+0xfe8ca098> │ │ │ │ + blx 1b2f46c <__read_chk@plt+0x1aca098> │ │ │ │ stmib fp, {r0, r2, r9, sp}^ │ │ │ │ ldrtmi r0, [r0], -r0, lsl #18 │ │ │ │ @ instruction: 0xf7f19907 │ │ │ │ blls 1ee624 <__read_chk@plt+0x189250> │ │ │ │ @ instruction: 0xf8cb683a │ │ │ │ @ instruction: 0xf8cb0008 │ │ │ │ @ instruction: 0xb123200c │ │ │ │ @@ -14069,21 +14069,21 @@ │ │ │ │ andsvs pc, ip, fp, asr #17 │ │ │ │ b 12b0f6c <__read_chk@plt+0x124bb98> │ │ │ │ tstcs r2, sl, lsr r8 │ │ │ │ eorsle r2, lr, r0, lsl #20 │ │ │ │ @ instruction: 0x46587832 │ │ │ │ andeq pc, r3, #-2080374783 @ 0x84000001 │ │ │ │ @ instruction: 0xf0667032 │ │ │ │ - vpadd.i8 , q8, │ │ │ │ + vqdmulh.s , q8, │ │ │ │ addsmi r2, r0, #-536870899 @ 0xe000000d │ │ │ │ strbmi sp, [r0], -r9, lsr #32 │ │ │ │ - ldc2l 1, cr15, [lr], #316 @ 0x13c │ │ │ │ + stc2l 1, cr15, [r6], {79} @ 0x4f │ │ │ │ @ instruction: 0xf0fe4638 │ │ │ │ - @ instruction: 0x4620fd1f │ │ │ │ - ldc2l 1, cr15, [r8], #316 @ 0x13c │ │ │ │ + strtmi pc, [r0], -r7, ror #25 │ │ │ │ + stc2l 1, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrsbtcs pc, [r8], #-139 @ 0xffffff75 @ │ │ │ │ bcs 11f6a8 <__read_chk@plt+0xba2d4> │ │ │ │ addhi pc, fp, r0 │ │ │ │ @ instruction: 0xf0002a01 │ │ │ │ strcs r8, [r0], #-130 @ 0xffffff7e │ │ │ │ strtmi r4, [r6], -r7, lsr #12 │ │ │ │ ldc2 7, cr15, [ip, #-988]! @ 0xfffffc24 │ │ │ │ @@ -14095,63 +14095,63 @@ │ │ │ │ strmi lr, [r5], #-2499 @ 0xfffff63d │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ @ instruction: 0xf8dbe01a │ │ │ │ @ instruction: 0x46403070 │ │ │ │ @ instruction: 0xf14f9305 │ │ │ │ - @ instruction: 0x4638fcd1 │ │ │ │ - ldc2l 0, cr15, [r2], #1016 @ 0x3f8 │ │ │ │ + @ instruction: 0x4638fc99 │ │ │ │ + ldc2 0, cr15, [sl], #1016 @ 0x3f8 │ │ │ │ rscscs lr, sp, #2359296 @ 0x240000 │ │ │ │ @ instruction: 0xf88b2101 │ │ │ │ ldr r2, [fp, r0, lsr #32]! │ │ │ │ pkhtbmi r4, r0, ip, asr #18 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ ldc 7, cr15, [r4, #-964]! @ 0xfffffc3c │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ - ldc2 0, cr15, [r6], {144} @ 0x90 │ │ │ │ + blx ff82f292 <__read_chk@plt+0xff7c9ebe> │ │ │ │ blmi dc59b0 <__read_chk@plt+0xd605dc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls feccd0c4 <__read_chk@plt+0xfec67cf0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple fp, r0, lsl #6 │ │ │ │ ldcvc 5, cr15, [r3, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #1327104 @ 0x144000 │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ andcs lr, r3, #28, 26 @ 0x700 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0902005 │ │ │ │ - @ instruction: 0xe7e5fbfd │ │ │ │ + strb pc, [r5, r5, asr #23]! @ │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ - ldc2 1, cr15, [lr], {79} @ 0x4f │ │ │ │ + stc2l 1, cr15, [r6], #-316 @ 0xfffffec4 │ │ │ │ andcs r4, r5, #1212416 @ 0x128000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf1bbe7ed │ │ │ │ eorsle r0, fp, r0, lsl #30 │ │ │ │ andcs r4, r7, #1163264 @ 0x11c000 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ ldmda r0, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfb910 │ │ │ │ ldrbtmi fp, [fp], #276 @ 0x114 │ │ │ │ ldrbmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0x4620e6b1 │ │ │ │ - stc2 1, cr15, [r4], {79} @ 0x4f │ │ │ │ + mcrr2 1, 4, pc, ip, cr15 @ │ │ │ │ @ instruction: 0xf14f4640 │ │ │ │ - ldrtmi pc, [r8], -r1, lsl #25 @ │ │ │ │ - stc2 0, cr15, [r2], #1016 @ 0x3f8 │ │ │ │ + ldrtmi pc, [r8], -r9, asr #24 @ │ │ │ │ + stc2l 0, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ andcs r4, r5, #999424 @ 0xf4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stcl 7, cr15, [sl], #964 @ 0x3c4 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf14f9600 │ │ │ │ - sbfx pc, r9, #17, #20 │ │ │ │ + ldr pc, [r3, r1, lsr #17]! │ │ │ │ ldrbtmi r4, [r9], #-2359 @ 0xfffff6c9 │ │ │ │ bmi c2cf8c <__read_chk@plt+0xbc7bb8> │ │ │ │ ldmib r2, {r1, r3, r5, r7, fp, ip, lr}^ │ │ │ │ ldmdbvs r4, {r0, r1, r2, r8, r9, sl, sp, lr}^ │ │ │ │ bmi b6cee4 <__read_chk@plt+0xb07b10> │ │ │ │ stmibvs r2!, {r2, r3, r5, r7, fp, ip, lr}^ │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ @@ -14159,57 +14159,57 @@ │ │ │ │ blx db10ea <__read_chk@plt+0xd4bd16> │ │ │ │ submi r6, r0, #32, 4 │ │ │ │ strb r6, [sl, -r0, ror #2]! │ │ │ │ ldrsbtlt pc, [r4], pc @ │ │ │ │ @ instruction: 0xe7c944fb │ │ │ │ mcrr 7, 15, pc, lr, cr1 @ │ │ │ │ eorseq fp, sl, ip, lsr #25 │ │ │ │ - @ instruction: 0x001d8bf8 │ │ │ │ + @ instruction: 0x001d8ad0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ mlaseq sl, r4, ip, fp │ │ │ │ - andseq r3, lr, r8, lsl #5 │ │ │ │ - andseq r8, sp, lr, lsl #22 │ │ │ │ - andseq r3, lr, r6, ror #8 │ │ │ │ - andseq r7, sp, sl, rrx │ │ │ │ - andseq r8, sp, sl, asr #21 │ │ │ │ - andseq r3, lr, r2, lsr #8 │ │ │ │ - eoreq sl, r9, sl, lsl #23 │ │ │ │ - andseq r8, sp, r6, lsl #21 │ │ │ │ - @ instruction: 0x001e33de │ │ │ │ - andseq r6, sp, lr, ror #31 │ │ │ │ - andseq r8, sp, r2, asr #20 │ │ │ │ - mulseq lr, sl, r3 │ │ │ │ - andseq sp, pc, lr, ror #16 │ │ │ │ - andseq r8, sp, r0, lsl #20 │ │ │ │ - andseq r3, lr, r0, asr #6 │ │ │ │ - andseq r6, sp, r0, ror #24 │ │ │ │ - andseq r6, sp, lr, lsl fp │ │ │ │ - eorseq r3, r0, lr, ror #8 │ │ │ │ - andseq r3, lr, r8, asr #5 │ │ │ │ + andseq r3, lr, ip, lsr #2 │ │ │ │ + andseq r8, sp, r6, ror #19 │ │ │ │ + andseq r3, lr, sl, lsl #6 │ │ │ │ + andseq r6, sp, r2, asr #30 │ │ │ │ + andseq r8, sp, r2, lsr #19 │ │ │ │ + andseq r3, lr, r6, asr #5 │ │ │ │ + eoreq sl, r9, lr, lsr #20 │ │ │ │ + andseq r8, sp, lr, asr r9 │ │ │ │ + andseq r3, lr, r2, lsl #5 │ │ │ │ + andseq r6, sp, r6, asr #29 │ │ │ │ + andseq r8, sp, sl, lsl r9 │ │ │ │ + andseq r3, lr, lr, lsr r2 │ │ │ │ + andseq sp, pc, r2, lsl r7 @ │ │ │ │ + @ instruction: 0x001d88d8 │ │ │ │ + andseq r3, lr, r4, ror #3 │ │ │ │ + andseq r6, sp, r8, lsr fp │ │ │ │ + @ instruction: 0x001d69f6 │ │ │ │ + eorseq r3, r0, r2, lsl r3 │ │ │ │ + andseq r3, lr, ip, ror #2 │ │ │ │ @ instruction: 0xffffeb7b │ │ │ │ - andseq r8, sp, r8, ror #18 │ │ │ │ - @ instruction: 0x001d89fe │ │ │ │ + andseq r8, sp, r0, asr #16 │ │ │ │ + @ instruction: 0x001d88d6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ @ instruction: 0x00007cb9 │ │ │ │ andeq r1, r0, r4, asr #8 │ │ │ │ - andseq r8, sp, r6, asr #17 │ │ │ │ + mulseq sp, lr, r7 │ │ │ │ andeq r1, r0, r4, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x001d87d4 │ │ │ │ + andseq r8, sp, ip, lsr #13 │ │ │ │ eorseq fp, sl, r0, lsr r8 │ │ │ │ - andseq r8, sp, ip, lsl #14 │ │ │ │ - andseq r8, sp, sl, ror #13 │ │ │ │ - andseq r6, sp, r2, ror r9 │ │ │ │ - andseq r6, sp, sl, lsr #16 │ │ │ │ - andseq r8, sp, lr, asr #14 │ │ │ │ - andseq r8, sp, r2, lsl r7 │ │ │ │ - eorseq r8, r3, r8, lsr #16 │ │ │ │ + andseq r8, sp, r4, ror #11 │ │ │ │ + andseq r8, sp, r2, asr #11 │ │ │ │ + andseq r6, sp, sl, asr #16 │ │ │ │ + andseq r6, sp, r2, lsl #14 │ │ │ │ + andseq r8, sp, r6, lsr #12 │ │ │ │ + andseq r8, sp, sl, ror #11 │ │ │ │ + ldrhteq r8, [r3], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ffab1510 <__read_chk@plt+0xffa4c13c> │ │ │ │ ldclvc 5, cr15, [sp, #-692]! @ 0xfffffd4c │ │ │ │ ldcge 6, cr4, [r2, #-544]! @ 0xfffffde0 │ │ │ │ strcs r4, [r0], #-1665 @ 0xfffff97f │ │ │ │ @@ -14232,15 +14232,15 @@ │ │ │ │ @ instruction: 0xf8dd931c │ │ │ │ andsls r3, sp, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xf04f961a │ │ │ │ tstls lr, #267386880 @ 0xff00000 │ │ │ │ strtls r9, [sl], #-1811 @ 0xfffff8ed │ │ │ │ ldrtmi lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0x96299434 │ │ │ │ - cdp2 1, 10, cr15, cr2, cr15, {3} │ │ │ │ + cdp2 1, 1, cr15, cr2, cr15, {3} │ │ │ │ tstls pc, #54272 @ 0xd400 │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ @ instruction: 0x4643fbf5 │ │ │ │ andls pc, ip, r5, asr #17 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ bls 49474c <__read_chk@plt+0x42f378> │ │ │ │ ldmibvs r3, {r2, r3, r5, r7, r8, sp, lr} │ │ │ │ @@ -14253,15 +14253,15 @@ │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {0} │ │ │ │ strbhi pc, [r2], -r0 @ │ │ │ │ svccs 0x0000685f │ │ │ │ ldrbhi pc, [ip, -r0] @ │ │ │ │ ldrls r9, [r1], #-2832 @ 0xfffff4f0 │ │ │ │ svcge 0x0047930a │ │ │ │ @ instruction: 0xf0714638 │ │ │ │ - @ instruction: 0xf8dffa71 │ │ │ │ + @ instruction: 0xf8dffa39 │ │ │ │ ldrbtmi r3, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ blls 78d094 <__read_chk@plt+0x727cc0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8510 │ │ │ │ ldrbtmi r3, [fp], #-2900 @ 0xfffff4ac │ │ │ │ blne 14b1634 <__read_chk@plt+0x144c260> │ │ │ │ ldrvs r2, [fp, r5, lsl #4]! │ │ │ │ @@ -14287,25 +14287,25 @@ │ │ │ │ @ instruction: 0xf104681c │ │ │ │ stmdbvs r2!, {r0, r2, r6, r7, r8, r9} │ │ │ │ ldrsbtne pc, [ip], r4 @ │ │ │ │ stmib sp, {r1, r9, sl, ip, pc}^ │ │ │ │ strls r5, [r3, #-1284] @ 0xfffffafc │ │ │ │ @ instruction: 0xf8d49501 │ │ │ │ strls r4, [r0], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0xf85ef099 │ │ │ │ + @ instruction: 0xf826f099 │ │ │ │ ldrhtvs r6, [r8], #-203 @ 0xffffff35 │ │ │ │ orreq pc, r0, #1124073472 @ 0x43000000 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ stcge 6, cr4, [r8], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf14f64bb │ │ │ │ - ldrls pc, [r5], #-3137 @ 0xfffff3bf │ │ │ │ + ldrls pc, [r5], #-3081 @ 0xfffff3f7 │ │ │ │ stmdacs r0, {r3, r5, ip, pc} │ │ │ │ @ instruction: 0xf150d048 │ │ │ │ - blls 4b1594 <__read_chk@plt+0x44c1c0> │ │ │ │ + blls 4b14b4 <__read_chk@plt+0x44c0e0> │ │ │ │ eorsvs r9, r8, r8, lsr #24 │ │ │ │ blcs 8d9ec <__read_chk@plt+0x28618> │ │ │ │ ldrthi pc, [r6], -r0 @ │ │ │ │ bne feeb16dc <__read_chk@plt+0xfee4c308> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ strmi lr, [r1], -r2, lsr #23 │ │ │ │ @@ -14335,36 +14335,36 @@ │ │ │ │ andcs r1, r5, #96, 20 @ 0x60000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7f169a5 │ │ │ │ strmi lr, [r1], -ip, ror #22 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ ldmibeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ sbcvc pc, r0, pc, asr #8 │ │ │ │ - stc2 1, cr15, [r0, #472]! @ 0x1d8 │ │ │ │ + ldc2 1, cr15, [r0, #-472] @ 0xfffffe28 │ │ │ │ sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8c92100 │ │ │ │ @ instruction: 0xf7f10000 │ │ │ │ @ instruction: 0xf8dfe822 │ │ │ │ andcs r1, r5, #52, 20 @ 0x34000 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ adcscc pc, r0, r7, asr #17 │ │ │ │ bl 14b13d0 <__read_chk@plt+0x144bffc> │ │ │ │ - cdp2 1, 1, cr15, cr14, cr13, {3} │ │ │ │ + stc2l 1, cr15, [r6, #436]! @ 0x1b4 │ │ │ │ strmi r9, [r0], sl, lsl #22 │ │ │ │ streq pc, [r2], #-264 @ 0xfffffef8 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ ldrbthi pc, [r5], #-0 @ │ │ │ │ - @ instruction: 0xff50f18f │ │ │ │ + cdp2 1, 12, cr15, cr0, cr15, {4} │ │ │ │ ldrmi sl, [sp], -ip, lsr #22 │ │ │ │ @ instruction: 0xf157902c │ │ │ │ - strls pc, [fp, #-2945] @ 0xfffff47f │ │ │ │ + strls pc, [fp, #-2889] @ 0xfffff4b7 │ │ │ │ ldmiblt ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmdavs r8!, {r2, r3, r9, sl, sp} │ │ │ │ - @ instruction: 0xff44f18f │ │ │ │ + cdp2 1, 11, cr15, cr4, cr15, {4} │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ ldrbtmi r5, [fp], #2544 @ 0x9f0 │ │ │ │ addsvs r4, r8, sp, ror r4 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf7f04618 │ │ │ │ @@ -14402,29 +14402,29 @@ │ │ │ │ eorscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf7f12205 │ │ │ │ @ instruction: 0xf8dfeae8 │ │ │ │ @ instruction: 0x46232970 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ smccs 17482 @ 0x444a │ │ │ │ @ instruction: 0xf16d4628 │ │ │ │ - @ instruction: 0xf8d9ffb1 │ │ │ │ + @ instruction: 0xf8d9ff79 │ │ │ │ @ instruction: 0xf1082000 │ │ │ │ movwls r0, #54020 @ 0xd304 │ │ │ │ blls 44b84c <__read_chk@plt+0x3e6478> │ │ │ │ ldmdavs fp, {r0, r2, r4, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3114f893 │ │ │ │ movweq pc, #32787 @ 0x8013 @ │ │ │ │ tstvs r3, #8, 30 │ │ │ │ ldmdavs r8, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf18f83f3 │ │ │ │ - blge bf3068 <__read_chk@plt+0xb8dc94> │ │ │ │ + blge bf2e28 <__read_chk@plt+0xb8da54> │ │ │ │ movwls r6, #57368 @ 0xe018 │ │ │ │ - blx 12fa8a <__read_chk@plt+0xca6b6> │ │ │ │ + blx ff32fa88 <__read_chk@plt+0xff2ca6b4> │ │ │ │ ldrdpl pc, [r0], -r9 │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ ldmdblt ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df18ab │ │ │ │ @ instruction: 0x4618691c │ │ │ │ @ instruction: 0xf7f044fb │ │ │ │ @ instruction: 0xf8dfef7a │ │ │ │ @@ -14453,25 +14453,25 @@ │ │ │ │ rsbhi pc, r4, r5, asr #17 │ │ │ │ ldcge 4, cr6, [r7, #440] @ 0x1b8 │ │ │ │ b fe0b1570 <__read_chk@plt+0xfe04c19c> │ │ │ │ ldmcs r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-0 │ │ │ │ strtmi r2, [r8], -r4, ror #2 │ │ │ │ - @ instruction: 0xff4af16d │ │ │ │ + @ instruction: 0xff12f16d │ │ │ │ bls 3da1ec <__read_chk@plt+0x374e18> │ │ │ │ @ instruction: 0xf8d968d8 │ │ │ │ ldrvs r3, [sp], #-0 │ │ │ │ stmdacs r0, {r1, r3, r4, r6, r7, sl, sp, lr} │ │ │ │ orrshi pc, r5, #0 │ │ │ │ - cdp2 1, 7, cr15, cr6, cr15, {4} │ │ │ │ + stc2l 1, cr15, [r6, #572]! @ 0x23c │ │ │ │ andsvs sl, r8, lr, lsr #22 │ │ │ │ stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf157930c │ │ │ │ - @ instruction: 0xf8d9faa5 │ │ │ │ + @ instruction: 0xf8d9fa6d │ │ │ │ subcs r5, r0, #0 │ │ │ │ @ instruction: 0xf8df2100 │ │ │ │ @ instruction: 0xf105b87c │ │ │ │ ldrmi r0, [r8], -r0, lsl #7 │ │ │ │ @ instruction: 0xf7f044fb │ │ │ │ @ instruction: 0xf8dfef1e │ │ │ │ @ instruction: 0xf8df3870 │ │ │ │ @@ -14504,27 +14504,27 @@ │ │ │ │ @ instruction: 0xf885b080 │ │ │ │ ldcge 0, cr3, [r0, #720]! @ 0x2d0 │ │ │ │ b 73163c <__read_chk@plt+0x6cc268> │ │ │ │ stmdacs r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-0 │ │ │ │ strtmi r2, [r8], -r4, ror #2 │ │ │ │ - cdp2 1, 14, cr15, cr4, cr13, {3} │ │ │ │ + cdp2 1, 10, cr15, cr12, cr13, {3} │ │ │ │ bls 3da2b8 <__read_chk@plt+0x374ee4> │ │ │ │ @ instruction: 0xf8d96918 │ │ │ │ @ instruction: 0xf8c33000 │ │ │ │ @ instruction: 0xf8c35080 │ │ │ │ stmdacs r0, {r2, r3, r7, sp} │ │ │ │ msrhi CPSR_fx, #0 │ │ │ │ bleq fefafadc <__read_chk@plt+0xfef4a708> │ │ │ │ - cdp2 1, 0, cr15, cr12, cr15, {4} │ │ │ │ + ldc2l 1, cr15, [ip, #-572]! @ 0xfffffdc4 │ │ │ │ @ instruction: 0x87d8f8df │ │ │ │ @ instruction: 0x67d8f8df │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ - blx f2fc18 <__read_chk@plt+0xeca844> │ │ │ │ + blx 12fc18 <__read_chk@plt+0xca844> │ │ │ │ ldrdpl pc, [r0], -r9 │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ @ instruction: 0xf10544f8 │ │ │ │ ldrbtmi r0, [lr], #-960 @ 0xfffffc40 │ │ │ │ @ instruction: 0xf7f04618 │ │ │ │ @ instruction: 0xf8dfeeb4 │ │ │ │ @ instruction: 0xf8df37bc │ │ │ │ @@ -14559,15 +14559,15 @@ │ │ │ │ @ instruction: 0xf7f1b0d4 │ │ │ │ @ instruction: 0xf8dfe9b0 │ │ │ │ stmib sp, {r2, r3, r6, r8, r9, sl, ip, sp}^ │ │ │ │ cmncs r4, r0 │ │ │ │ @ instruction: 0x4640447b │ │ │ │ tstls r6, #27262976 @ 0x1a00000 │ │ │ │ @ instruction: 0xf16d4623 │ │ │ │ - @ instruction: 0xf8d9fe77 │ │ │ │ + @ instruction: 0xf8d9fe3f │ │ │ │ blls 3c776c <__read_chk@plt+0x362398> │ │ │ │ sbccc pc, ip, r5, asr #17 │ │ │ │ @ instruction: 0xf8c59b11 │ │ │ │ blcs 93a78 <__read_chk@plt+0x2e6a4> │ │ │ │ bicshi pc, r1, r0 │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r2, [fp], #-1028 @ 0xfffffbfc │ │ │ │ @@ -14584,24 +14584,24 @@ │ │ │ │ @ instruction: 0xf0233418 │ │ │ │ bcs b3fbc <__read_chk@plt+0x4ebe8> │ │ │ │ stmdbcs r0, {r1, r8, ip, lr, pc} │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ strbcc r3, [r0, #-769] @ 0xfffffcff │ │ │ │ @ instruction: 0xd1f4429c │ │ │ │ @ instruction: 0xf0b54638 │ │ │ │ - blls 471910 <__read_chk@plt+0x40c53c> │ │ │ │ + blls 471830 <__read_chk@plt+0x40c45c> │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf07120f4 │ │ │ │ - strteq pc, [r6], r7, asr #18 │ │ │ │ + strteq pc, [r6], pc, lsl #18 │ │ │ │ teqphi pc, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ - blx fe8afa2c <__read_chk@plt+0xfe84a658> │ │ │ │ + blx 1aafa2c <__read_chk@plt+0x1a4a658> │ │ │ │ @ instruction: 0x0602f014 │ │ │ │ adcshi pc, r8, r0 │ │ │ │ ldrcc pc, [r8], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blls 594750 <__read_chk@plt+0x52f37c> │ │ │ │ svclt 0x00082b02 │ │ │ │ @ instruction: 0xf0402600 │ │ │ │ @@ -14609,15 +14609,15 @@ │ │ │ │ blcs 8d880 <__read_chk@plt+0x284ac> │ │ │ │ rsbshi pc, sp, #0 │ │ │ │ movwls r9, #2592 @ 0xa20 │ │ │ │ movwls r2, #13057 @ 0x3301 │ │ │ │ movwcs r9, #769 @ 0x301 │ │ │ │ stmdals r2!, {r1, r8, r9, ip, pc} │ │ │ │ ldmdavs r1, {r0, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ - blx 1b2fb6e <__read_chk@plt+0x1aca79a> │ │ │ │ + blx d2fb6e <__read_chk@plt+0xcca79a> │ │ │ │ movwcs r4, #9735 @ 0x2607 │ │ │ │ ldmdals pc, {r2, r4, r8, r9, ip, pc} @ │ │ │ │ @ instruction: 0xf94af7f4 │ │ │ │ blcs bac2c <__read_chk@plt+0x55858> │ │ │ │ rscshi pc, lr, r0, asr #4 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ blls 7d41f0 <__read_chk@plt+0x76ee1c> │ │ │ │ @@ -14628,53 +14628,53 @@ │ │ │ │ ldmdavs fp, {r1, sp} │ │ │ │ blls 58b970 <__read_chk@plt+0x52659c> │ │ │ │ blcs cdcb0 <__read_chk@plt+0x688dc> │ │ │ │ @ instruction: 0xf0008182 │ │ │ │ blcs 1146d8 <__read_chk@plt+0xaf304> │ │ │ │ tstcs fp, #4, 30 │ │ │ │ tstcs r0, r3, lsl #2 │ │ │ │ - @ instruction: 0xffa4f0c8 │ │ │ │ + @ instruction: 0xff6cf0c8 │ │ │ │ tstlt sl, ip, lsl sl │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldcge 1, cr11, [pc, #-332]! @ 73744 <__read_chk@plt+0xe370> │ │ │ │ tstlt fp, r3, lsr #23 │ │ │ │ eorvs r4, fp, r8, lsr #12 │ │ │ │ - stc2 0, cr15, [sl], {211} @ 0xd3 │ │ │ │ + mrrc2 0, 13, pc, r2, cr3 @ │ │ │ │ strbcc r6, [r0], #-3171 @ 0xfffff39d │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1764648 │ │ │ │ - ldmdals r5, {r0, r1, r2, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r5, {r0, r1, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf88af14f │ │ │ │ + @ instruction: 0xf852f14f │ │ │ │ stmdavs r3, {r0, r1, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf176b10b │ │ │ │ - stmdals lr, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals lr, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf9b8f176 │ │ │ │ + @ instruction: 0xf928f176 │ │ │ │ stmdavs r3, {r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf176b10b │ │ │ │ - @ instruction: 0xf8dbf9b3 │ │ │ │ + @ instruction: 0xf8dbf923 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1764658 │ │ │ │ - ldmdals r3, {r0, r2, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r3, {r0, r2, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf9a8f176 │ │ │ │ + @ instruction: 0xf918f176 │ │ │ │ ldreq pc, [ip, #2271]! @ 0x8df │ │ │ │ stmvs r3, {r3, r4, r5, r6, sl, lr} │ │ │ │ andcc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xf9a0f176 │ │ │ │ + @ instruction: 0xf910f176 │ │ │ │ @ instruction: 0xf10a981b │ │ │ │ - ldmdals sl, {r0, r1, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx ff8afd2e <__read_chk@plt+0xff84a95a> │ │ │ │ + ldmdals sl, {r0, r1, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blx feaafd2e <__read_chk@plt+0xfea4a95a> │ │ │ │ streq pc, [r4, #2271]! @ 0x8df │ │ │ │ stmibvs r3, {r3, r4, r5, r6, sl, lr} │ │ │ │ andscc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xf992f176 │ │ │ │ + @ instruction: 0xf902f176 │ │ │ │ ldrcs pc, [r8, #2271] @ 0x8df │ │ │ │ ldrbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls fff4d98c <__read_chk@plt+0xffee85b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d84a6 │ │ │ │ @@ -14683,46 +14683,46 @@ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df82e7 │ │ │ │ andcs r1, r7, #116, 10 @ 0x1d000000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ bl ff03190c <__read_chk@plt+0xfefcc538> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0x4630ac9f │ │ │ │ - ldc2 1, cr15, [r6], #572 @ 0x23c │ │ │ │ + stc2 1, cr15, [r6], #-572 @ 0xfffffdc4 │ │ │ │ @ instruction: 0xf15761a8 │ │ │ │ - blls 4b1d1c <__read_chk@plt+0x44c948> │ │ │ │ + blls 4b1c3c <__read_chk@plt+0x44c868> │ │ │ │ blls 59858c <__read_chk@plt+0x5331b8> │ │ │ │ ldr r9, [r6], #785 @ 0x311 │ │ │ │ @ instruction: 0xf57f0765 │ │ │ │ @ instruction: 0xf0c0af4a │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ orrhi pc, r6, #64 @ 0x40 │ │ │ │ stmdavs r8!, {r0, r1, r3, r8, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0xf8d8f157 │ │ │ │ + @ instruction: 0xf8a0f157 │ │ │ │ ldmdavs r8!, {r1, r2, r3, r8, r9, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0xf8d4f157 │ │ │ │ + @ instruction: 0xf89cf157 │ │ │ │ ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0xf8d0f157 │ │ │ │ + @ instruction: 0xf898f157 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - @ instruction: 0xf8ccf157 │ │ │ │ + @ instruction: 0xf894f157 │ │ │ │ ldmdavs r0, {r0, r1, r4, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0xf8c8f157 │ │ │ │ + @ instruction: 0xf890f157 │ │ │ │ @ instruction: 0xf0d44628 │ │ │ │ - ldrtmi pc, [r8], -sp, lsl #25 @ │ │ │ │ - stc2 0, cr15, [sl], {212} @ 0xd4 │ │ │ │ + @ instruction: 0x4638fc55 │ │ │ │ + mrrc2 0, 13, pc, r2, cr4 @ │ │ │ │ @ instruction: 0xf0d4980c │ │ │ │ - ldrbmi pc, [r8], -r7, lsl #25 @ │ │ │ │ - stc2 0, cr15, [r4], {212} @ 0xd4 │ │ │ │ + ldrbmi pc, [r8], -pc, asr #24 @ │ │ │ │ + mcrr2 0, 13, pc, ip, cr4 @ │ │ │ │ @ instruction: 0x46289d13 │ │ │ │ - stc2 0, cr15, [r0], {212} @ 0xd4 │ │ │ │ + mcrr2 0, 13, pc, r8, cr4 @ │ │ │ │ stmdavs r8!, {r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdacs r0, {r0, r5, r7, r8, r9, pc} │ │ │ │ cmpphi r2, #0 @ p-variant is OBSOLETE │ │ │ │ - stc2 0, cr15, [sl, #-828]! @ 0xfffffcc4 │ │ │ │ + ldc2l 0, cr15, [r2], #828 @ 0x33c │ │ │ │ andsvs r9, r8, sl, lsl fp │ │ │ │ blcs 9a620 <__read_chk@plt+0x3524c> │ │ │ │ tstphi sl, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r3, {r0, r3, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r3, {r0, r2, r8, r9, pc}^ │ │ │ │ @@ -14731,15 +14731,15 @@ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ blls 954430 <__read_chk@plt+0x8ef05c> │ │ │ │ @ instruction: 0xf0402b01 │ │ │ │ movwcs r8, #667 @ 0x29b │ │ │ │ ldrmi r9, [sl], -r1, lsr #18 │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf0cf9822 │ │ │ │ - blls 571fec <__read_chk@plt+0x50cc18> │ │ │ │ + blls 571f0c <__read_chk@plt+0x50cb38> │ │ │ │ ldmdavs fp, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ movwcs r8, #9231 @ 0x240f │ │ │ │ @ instruction: 0xf04f9314 │ │ │ │ @ instruction: 0x932133ff │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdals pc, {r0, r1, r4, sl, pc} @ │ │ │ │ @@ -14751,19 +14751,19 @@ │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ smladxcc r2, r0, r8, lr │ │ │ │ @ instruction: 0xf0004603 │ │ │ │ @ instruction: 0xf8df8353 │ │ │ │ ldrbtmi r0, [r8], #-1124 @ 0xfffffb9c │ │ │ │ andcs r9, r4, #0 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - ldc2 1, cr15, [r8], {78} @ 0x4e │ │ │ │ + blx ff8affa2 <__read_chk@plt+0xff84abce> │ │ │ │ blls 46d628 <__read_chk@plt+0x408254> │ │ │ │ @ instruction: 0xf08f6818 │ │ │ │ - @ instruction: 0xf08efb0f │ │ │ │ - ssat pc, #28, sp, lsl #31 @ │ │ │ │ + @ instruction: 0xf08efad7 │ │ │ │ + ldrt pc, [fp], r5, ror #30 @ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ stmib r5, {r0, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0x61aa2209 │ │ │ │ @ instruction: 0xf105429c │ │ │ │ mvnsle r0, r0, asr #10 │ │ │ │ @ instruction: 0xf8dfe69a │ │ │ │ andcs r1, r5, #48, 8 @ 0x30000000 │ │ │ │ @@ -14790,15 +14790,15 @@ │ │ │ │ biceq pc, r5, #4, 2 │ │ │ │ @ instruction: 0xf8d46922 │ │ │ │ @ instruction: 0x960210bc │ │ │ │ strpl lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ strls r9, [r1, #-1283] @ 0xfffffafd │ │ │ │ ldrdmi pc, [r0], #132 @ 0x84 │ │ │ │ @ instruction: 0xf0989400 │ │ │ │ - ldcvs 12, cr15, [fp], #452 @ 0x1c4 │ │ │ │ + ldcvs 12, cr15, [fp], #228 @ 0xe4 │ │ │ │ vst4.16 {d22-d25}, [r3 :256], r8 │ │ │ │ ldr r0, [r3], #-896 @ 0xfffffc80 │ │ │ │ stmib r5, {r0, r8, r9, ip, sp}^ │ │ │ │ adcmi r1, r3, #1073741826 @ 0x40000002 │ │ │ │ strbeq pc, [r0, #-261] @ 0xfffffefb @ │ │ │ │ mcrge 4, 2, pc, cr9, cr15, {3} @ │ │ │ │ @ instruction: 0xf505e652 │ │ │ │ @@ -14846,15 +14846,15 @@ │ │ │ │ teqpcc r4, r5, lsl #17 @ p-variant is OBSOLETE │ │ │ │ smlabthi r4, r5, r8, pc @ │ │ │ │ @ instruction: 0xf7f0ade2 │ │ │ │ bls 62f98c <__read_chk@plt+0x5ca5b8> │ │ │ │ andls r4, r1, r3, lsr #12 │ │ │ │ strtmi r2, [r8], -r4, ror #2 │ │ │ │ @ instruction: 0xf16d9400 │ │ │ │ - @ instruction: 0xf8d9fc39 │ │ │ │ + @ instruction: 0xf8d9fc01 │ │ │ │ blls 3bbbe8 <__read_chk@plt+0x356814> │ │ │ │ smlabtcc ip, r2, r8, pc @ │ │ │ │ @ instruction: 0xf8c29b0f │ │ │ │ ldmdavs fp, {r8, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3114f893 │ │ │ │ svclt 0x005c071b │ │ │ │ @@ -14871,33 +14871,33 @@ │ │ │ │ stmdb r8, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r3, [r4], #-2 │ │ │ │ svceq 0x0004f855 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ mcrne 0, 3, r8, cr0, cr3, {6} │ │ │ │ ldrls r1, [r2, #-3749] @ 0xfffff15b │ │ │ │ - @ instruction: 0xf970f176 │ │ │ │ + @ instruction: 0xf8e0f176 │ │ │ │ movwcs r9, #2579 @ 0xa13 │ │ │ │ @ instruction: 0xf10d9031 │ │ │ │ andsvs r0, r0, r4, asr #17 │ │ │ │ blls 74fc64 <__read_chk@plt+0x6ea890> │ │ │ │ mvnslt r6, ip, lsl r8 │ │ │ │ ldmdavs r3, {r0, r5, fp, sp, lr} │ │ │ │ cdpmi 1, 9, cr11, cr14, cr1, {7} │ │ │ │ strbmi r9, [r7], -sp, lsl #14 │ │ │ │ sxtahmi r4, r0, lr, ror #8 │ │ │ │ and r4, r9, r6, lsl r6 │ │ │ │ @ instruction: 0x4638683a │ │ │ │ @ instruction: 0x46411a52 │ │ │ │ @ instruction: 0xf16e1aaa │ │ │ │ - stmdavs r1!, {r0, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r1!, {r0, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ cmplt r1, r3, lsr r8 │ │ │ │ @ instruction: 0x4638683a │ │ │ │ bne feafa7d4 <__read_chk@plt+0xfea95400> │ │ │ │ - @ instruction: 0xf898f16e │ │ │ │ + @ instruction: 0xf860f16e │ │ │ │ svccc 0x0004f854 │ │ │ │ blcs 8dd5c <__read_chk@plt+0x28988> │ │ │ │ svcls 0x000dd1ea │ │ │ │ movwcs r9, #2067 @ 0x813 │ │ │ │ stmdavs r2, {r1, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0x461a5453 │ │ │ │ ldrmi r9, [r9], -r0, lsl #6 │ │ │ │ @@ -14928,15 +14928,15 @@ │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ ldmdals pc, {r0, r1, r2, r7, r8, r9, fp, ip, sp, pc} @ │ │ │ │ mrc2 7, 6, pc, cr12, cr3, {7} │ │ │ │ tstls r4, #134217728 @ 0x8000000 │ │ │ │ blls 3472f8 <__read_chk@plt+0x2e1f24> │ │ │ │ ldmdavs r8, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf16a68a9 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stcge 4, cr15, [sp, #252] @ 0xfc │ │ │ │ @ instruction: 0xf57f0761 │ │ │ │ blmi 175f360 <__read_chk@plt+0x16f9f8c> │ │ │ │ andvc pc, r3, sl, asr r8 @ │ │ │ │ stmdacs r0, {r3, r4, r5, r7, fp, sp, lr} │ │ │ │ rsbhi pc, r0, #64, 6 │ │ │ │ andcs r6, r0, #236, 16 @ 0xec0000 │ │ │ │ @@ -14946,15 +14946,15 @@ │ │ │ │ subshi pc, r6, #0 │ │ │ │ adcmi r6, r1, #1458176 @ 0x164000 │ │ │ │ addmi sp, r2, #-2147483587 @ 0x8000003d │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ blls 340964 <__read_chk@plt+0x2db590> │ │ │ │ stcge 13, cr10, [fp], #-192 @ 0xffffff40 │ │ │ │ ldmdavs r8, {r0, r5, r9, sl, lr} │ │ │ │ - stc2 0, cr15, [lr], #-792 @ 0xfffffce8 │ │ │ │ + blx ffe3008e <__read_chk@plt+0xffdcacba> │ │ │ │ stmdacs r0, {r3, r5, sp, lr} │ │ │ │ stclge 4, cr15, [r7, #-252]! @ 0xffffff04 │ │ │ │ andcs r4, r5, #1556480 @ 0x17c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc 7, 4, APSR_nzcv, cr2, cr0, {7} │ │ │ │ ldmdavs sl!, {r0, r1, r3, r5, r8, fp, ip, pc} │ │ │ │ vst1.8 {d20-d22}, [pc], r3 │ │ │ │ @@ -14967,108 +14967,108 @@ │ │ │ │ eorshi pc, r8, #64 @ 0x40 │ │ │ │ ldrbtmi r4, [sl], #-2644 @ 0xfffff5ac │ │ │ │ ldrbtmi r4, [r9], #-2388 @ 0xfffff6ac │ │ │ │ smlabtcs r2, sp, r9, lr │ │ │ │ andcs r2, r9, #4 │ │ │ │ stmib sp, {r0, r2, r8, sp}^ │ │ │ │ @ instruction: 0xf14e7400 │ │ │ │ - strtmi pc, [r8], -r7, ror #21 │ │ │ │ - @ instruction: 0xff36f175 │ │ │ │ + strtmi pc, [r8], -pc, lsr #21 │ │ │ │ + mcr2 1, 5, pc, cr6, cr5, {3} @ │ │ │ │ stmdbmi lr, {r0, r2, r3, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ strmi lr, [r1], -sl, ror #28 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ blt ff671de0 <__read_chk@plt+0xff60ca0c> │ │ │ │ andcs r2, r1, r0, lsl #10 │ │ │ │ @ instruction: 0xe72b9512 │ │ │ │ eorseq fp, sl, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, sp, r8, ror #12 │ │ │ │ + andseq r8, sp, r0, asr #10 │ │ │ │ eorseq fp, sl, r0, ror #12 │ │ │ │ subeq r9, r0, sl, lsr #27 │ │ │ │ @ instruction: 0xffffec0f │ │ │ │ andeq r1, r0, r3, asr #1 │ │ │ │ - andseq r8, sp, r2, asr #11 │ │ │ │ + mulseq sp, sl, r4 │ │ │ │ @ instruction: 0xffffef7d │ │ │ │ - andseq r8, sp, r4, asr r5 │ │ │ │ + andseq r8, sp, ip, lsr #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001d85bc │ │ │ │ - andseq r8, sp, r6, lsr #12 │ │ │ │ - andseq r8, sp, sl, asr r6 │ │ │ │ - andseq r8, sp, r2, lsl #13 │ │ │ │ - @ instruction: 0x001d86b6 │ │ │ │ - @ instruction: 0x001e2abe │ │ │ │ - andseq r8, sp, r6, lsl #13 │ │ │ │ + mulseq sp, r4, r4 │ │ │ │ + @ instruction: 0x001d84fe │ │ │ │ + andseq r8, sp, r2, lsr r5 │ │ │ │ + andseq r8, sp, sl, asr r5 │ │ │ │ + andseq r8, sp, lr, lsl #11 │ │ │ │ + andseq r2, lr, r2, ror #18 │ │ │ │ + andseq r8, sp, lr, asr r5 │ │ │ │ umaaleq r9, r0, r0, fp │ │ │ │ - andseq r2, lr, r4, ror sl │ │ │ │ + andseq r2, lr, r8, lsl r9 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ @ instruction: 0xffffe59f │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ - andseq r8, sp, r0, asr r6 │ │ │ │ - andseq r8, sp, r8, lsl #5 │ │ │ │ - andseq r8, sp, ip, lsr #11 │ │ │ │ - @ instruction: 0x001d67b6 │ │ │ │ + andseq r8, sp, r8, lsr #10 │ │ │ │ + andseq r8, sp, r0, ror #2 │ │ │ │ + andseq r8, sp, r4, lsl #9 │ │ │ │ + andseq r6, sp, lr, lsl #13 │ │ │ │ andeq r0, r0, r4, ror #28 │ │ │ │ @ instruction: 0xfffff3ff │ │ │ │ - mulseq sp, ip, r5 │ │ │ │ - @ instruction: 0x001d81ba │ │ │ │ - andseq r8, sp, r0, lsl r5 │ │ │ │ + andseq r8, sp, r4, ror r4 │ │ │ │ + mulseq sp, r2, r0 │ │ │ │ + andseq r8, sp, r8, ror #7 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - andseq r8, sp, lr, lsl #10 │ │ │ │ + andseq r8, sp, r6, ror #7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r8, sp, r8, ror #9 │ │ │ │ - eoreq sl, r9, sl, lsl #4 │ │ │ │ - andseq r8, sp, lr, ror #1 │ │ │ │ - andseq r6, sp, r8, asr #12 │ │ │ │ - andseq r8, sp, r2, lsr r4 │ │ │ │ + andseq r8, sp, r0, asr #7 │ │ │ │ + eoreq sl, r9, lr, lsr #1 │ │ │ │ + andseq r7, sp, r6, asr #31 │ │ │ │ + andseq r6, sp, r0, lsr #10 │ │ │ │ + andseq r8, sp, sl, lsl #6 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - andseq r8, sp, r2, asr r4 │ │ │ │ + andseq r8, sp, sl, lsr #6 │ │ │ │ @ instruction: 0xfffff26d │ │ │ │ - andseq r8, sp, r8, lsl r0 │ │ │ │ + @ instruction: 0x001d7ef0 │ │ │ │ andeq r1, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ subeq r9, r0, r8, ror #13 │ │ │ │ subeq r9, r0, ip, asr #13 │ │ │ │ eorseq sl, sl, r8, ror #30 │ │ │ │ - andseq r6, sp, lr, asr #1 │ │ │ │ - andseq r8, sp, r4, asr #2 │ │ │ │ - andseq r7, sp, lr, lsl #28 │ │ │ │ - @ instruction: 0x001d7df8 │ │ │ │ - mulseq pc, ip, sl @ │ │ │ │ + andseq r5, sp, r6, lsr #31 │ │ │ │ + andseq r8, sp, ip, lsl r0 │ │ │ │ + andseq r7, sp, r6, ror #25 │ │ │ │ + @ instruction: 0x001d7cd0 │ │ │ │ + andseq ip, pc, r0, asr #18 │ │ │ │ andeq r0, r0, ip, lsr #28 │ │ │ │ - andseq r8, sp, r6 │ │ │ │ + @ instruction: 0x001d7ede │ │ │ │ @ instruction: 0xffffe0cd │ │ │ │ andeq r1, r0, ip, lsr #14 │ │ │ │ - andseq r7, sp, r8, ror #30 │ │ │ │ - eorseq ip, r0, r0, ror #8 │ │ │ │ + andseq r7, sp, r0, asr #28 │ │ │ │ + eorseq ip, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ - eorseq r7, r3, r4, ror #24 │ │ │ │ - eorseq r7, r3, r6, asr #24 │ │ │ │ - eorseq r7, r3, r0, asr #24 │ │ │ │ - eorseq r7, r3, sl, lsr ip │ │ │ │ - eorseq r7, r3, r4, lsr ip │ │ │ │ + ldrshteq r7, [r3], -r8 │ │ │ │ + ldrsbteq r7, [r3], -sl │ │ │ │ + ldrsbteq r7, [r3], -r4 │ │ │ │ + eorseq r7, r3, lr, asr #21 │ │ │ │ + eorseq r7, r3, r8, asr #21 │ │ │ │ strheq r9, [r0], #-36 @ 0xffffffdc │ │ │ │ - andseq r7, sp, sl, lsr #28 │ │ │ │ - mlaseq r3, r2, fp, r7 │ │ │ │ - eorseq r7, r3, lr, lsl #23 │ │ │ │ - andseq r7, sp, r8, lsl #23 │ │ │ │ + andseq r7, sp, r2, lsl #26 │ │ │ │ + eorseq r7, r3, r6, lsr #20 │ │ │ │ + eorseq r7, r3, r2, lsr #20 │ │ │ │ + andseq r7, sp, r0, ror #20 │ │ │ │ @ instruction: 0x96119b10 │ │ │ │ @ instruction: 0xf7ff930a │ │ │ │ blls 7a2618 <__read_chk@plt+0x73d244> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d9815c │ │ │ │ @ instruction: 0xf9933000 │ │ │ │ blcs 803f8 <__read_chk@plt+0x1b024> │ │ │ │ teqphi lr, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf10a981a │ │ │ │ - ldmdals r3, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r3, {r0, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mrc2 1, 3, pc, cr14, cr5, {3} │ │ │ │ + stc2l 1, cr15, [lr, #468]! @ 0x1d4 │ │ │ │ @ instruction: 0xf8d99b0b │ │ │ │ ldmdavs sl, {ip} │ │ │ │ @ instruction: 0x3074f991 │ │ │ │ svclt 0x00ab2b00 │ │ │ │ blls 41ab78 <__read_chk@plt+0x3b57a4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ smlalsne pc, r4, r1, r9 @ │ │ │ │ @@ -15083,27 +15083,27 @@ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ stmdals ip, {r3, ip, pc} │ │ │ │ andls r6, r1, r0, lsl #16 │ │ │ │ strls r2, [r3, #-0] │ │ │ │ andls r9, r0, r7 │ │ │ │ andls r2, r6, r1 │ │ │ │ @ instruction: 0xf0ce9822 │ │ │ │ - @ instruction: 0x4607fb3b │ │ │ │ + strmi pc, [r7], -r3, lsl #22 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldrls sl, [r4, #-3128] @ 0xfffff3c8 │ │ │ │ tstcs sl, #1224736768 @ 0x49000000 │ │ │ │ strbt r6, [r6], #-259 @ 0xfffffefd │ │ │ │ andcs r4, r5, #2965504 @ 0x2d4000 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ ldcl 7, cr15, [ip, #-960]! @ 0xfffffc40 │ │ │ │ @ instruction: 0x46039a1e │ │ │ │ @ instruction: 0xf8dd9200 │ │ │ │ andcs r1, r2, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xf14e2010 │ │ │ │ - ldr pc, [ip], #-2409 @ 0xfffff697 │ │ │ │ + ldr pc, [ip], #-2353 @ 0xfffff6cf │ │ │ │ andcs r4, r5, #2850816 @ 0x2b8000 │ │ │ │ @ instruction: 0x461e4618 │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ strmi lr, [r1], -ip, ror #26 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ stmibmi sl!, {r0, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @@ -15113,48 +15113,48 @@ │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ stmiblt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #164, 18 @ 0x290000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldcl 7, cr15, [r4, #-960] @ 0xfffffc40 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ - ldc2 0, cr15, [r6], #-572 @ 0xfffffdc4 │ │ │ │ + blx 3024e │ │ │ │ ldmdavs r8, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ stmdavs r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ blls 95f3c0 <__read_chk@plt+0x8f9fec> │ │ │ │ teqle r7, r2, lsl #22 │ │ │ │ stmdbls r1!, {r8, r9, sp} │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ stmdals r2!, {r8, r9, ip, sp} │ │ │ │ - cdp2 0, 6, cr15, cr6, cr14, {6} │ │ │ │ + cdp2 0, 2, cr15, cr14, cr14, {6} │ │ │ │ strmi r2, [r7], -r1, lsl #6 │ │ │ │ @ instruction: 0xf04f9314 │ │ │ │ @ instruction: 0x932133ff │ │ │ │ blls 32d414 <__read_chk@plt+0x2c8040> │ │ │ │ blcs 8e2b4 <__read_chk@plt+0x28ee0> │ │ │ │ stclge 4, cr15, [r4, #252]! @ 0xfc │ │ │ │ @ instruction: 0xf1752008 │ │ │ │ - ldcls 15, cr15, [fp, #-428] @ 0xfffffe54 │ │ │ │ + ldcls 14, cr15, [fp, #-876] @ 0xfffffc94 │ │ │ │ strmi r9, [r4], -sl, lsl #22 │ │ │ │ ldmvs r8, {r3, r5, sp, lr} │ │ │ │ - @ instruction: 0xf932f18f │ │ │ │ + @ instruction: 0xf8a2f18f │ │ │ │ movwcs r6, #2093 @ 0x82d │ │ │ │ rsbvs r6, fp, r0, lsr #32 │ │ │ │ tstls r1, #910163968 @ 0x36400000 │ │ │ │ movwls r9, #43792 @ 0xab10 │ │ │ │ ldmdblt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs r8, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdals pc, {r1, r2, r3, r5, r7, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf7f32600 │ │ │ │ strb pc, [fp], -r7, lsr #26 @ │ │ │ │ ldrtmi r9, [r1], -pc, lsl #22 │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ - ldrbt pc, [r1], #-3615 @ 0xfffff1e1 @ │ │ │ │ + ldrbt pc, [r1], #-3559 @ 0xfffff219 @ │ │ │ │ @ instruction: 0xf8d99b0b │ │ │ │ ldmdavs sl, {ip} │ │ │ │ @ instruction: 0x3074f991 │ │ │ │ svclt 0x00ab2b00 │ │ │ │ blls 41acd0 <__read_chk@plt+0x3b58fc> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ smlalsvc pc, r4, r1, r9 @ │ │ │ │ @@ -15170,20 +15170,20 @@ │ │ │ │ ldcls 7, cr2, [sp, #-0] │ │ │ │ stcls 5, cr9, [r0, #-20]! @ 0xffffffec │ │ │ │ smlabteq r1, sp, r9, lr │ │ │ │ strcs r9, [r1, #-1284] @ 0xfffffafc │ │ │ │ ldmib sp, {r0, r1, r2, r8, r9, sl, ip, pc}^ │ │ │ │ strls r1, [r8, #-33] @ 0xffffffdf │ │ │ │ strls r9, [r3, #-1286] @ 0xfffffafa │ │ │ │ - blx fe3b042c <__read_chk@plt+0xfe34b058> │ │ │ │ + blx 15b042c <__read_chk@plt+0x154b058> │ │ │ │ @ instruction: 0x46079514 │ │ │ │ bllt fe7f20f8 <__read_chk@plt+0xfe78cd24> │ │ │ │ @ instruction: 0xf7f0900a │ │ │ │ stmdavs r0, {r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 1c306b2 <__read_chk@plt+0x1bcb2de> │ │ │ │ + blx e306b2 <__read_chk@plt+0xdcb2de> │ │ │ │ strt r9, [r7], #2826 @ 0xb0a │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ blcs 92180 <__read_chk@plt+0x2cdac> │ │ │ │ mrrcge 4, 7, pc, r9, cr15 @ │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ blcs 9218c <__read_chk@plt+0x2cdb8> │ │ │ │ mrrcge 4, 7, pc, r3, cr15 @ │ │ │ │ @@ -15200,25 +15200,25 @@ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ svc 0x00baf7ef │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ blls 49f14c <__read_chk@plt+0x439d78> │ │ │ │ movwls r9, #42769 @ 0xa711 │ │ │ │ ldmlt r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c9980a │ │ │ │ - stmdacs r0, {r0, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [r2, #-252] @ 0xffffff04 │ │ │ │ strtmi r9, [r8], -sl, lsl #26 │ │ │ │ - @ instruction: 0xf97af0c9 │ │ │ │ + @ instruction: 0xf942f0c9 │ │ │ │ addeq r3, r0, r1 │ │ │ │ - mrc2 1, 6, pc, cr4, cr5, {3} │ │ │ │ + mcr2 1, 2, pc, cr4, cr5, {3} @ │ │ │ │ blls 74e438 <__read_chk@plt+0x6e9064> │ │ │ │ andsvs r4, r8, r4, lsl #12 │ │ │ │ stmdavs r8!, {r0, r2, r3, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf18fb138 │ │ │ │ - @ instruction: 0xf844f899 │ │ │ │ + @ instruction: 0xf844f809 │ │ │ │ @ instruction: 0xf8550b04 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ blls 76897c <__read_chk@plt+0x7035a8> │ │ │ │ movwcs r6, #2077 @ 0x81d │ │ │ │ ldr r6, [r7, #-35]! @ 0xffffffdd │ │ │ │ svcne 0x00079b1b │ │ │ │ and r6, r6, sp, lsl r8 │ │ │ │ @@ -15229,18 +15229,18 @@ │ │ │ │ strtmi r0, [fp], -r4, lsl #30 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmib sp, {r0, r1, r3, r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0cb1021 │ │ │ │ - blls 5734c4 <__read_chk@plt+0x50e0f0> │ │ │ │ + blls 5733e4 <__read_chk@plt+0x50e010> │ │ │ │ ldmdavs fp, {r0, r1, r2, r9, sl, lr} │ │ │ │ ldmdals r3, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - stc2 1, cr15, [r6, #-468]! @ 0xfffffe2c │ │ │ │ + ldc2 1, cr15, [r6], {117} @ 0x75 │ │ │ │ strcs r2, [r1], -r2, lsl #6 │ │ │ │ ldr r9, [fp], #-788 @ 0xfffffcec │ │ │ │ svccs 0x0000990a │ │ │ │ @ instruction: 0xf6bf688d │ │ │ │ @ instruction: 0xf8dbaf69 │ │ │ │ strb r1, [r6, -r0]! │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @@ -15255,36 +15255,36 @@ │ │ │ │ stmdavs r9!, {r1, r6, sl, fp, sp, lr, pc} │ │ │ │ strmi r9, [r2], -sl, lsl #22 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ stmdavc r8, {r0, r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldr sl, [r7, #3515]! @ 0xdbb │ │ │ │ @ instruction: 0xf1759813 │ │ │ │ - @ instruction: 0xf7fffcf9 │ │ │ │ + @ instruction: 0xf7fffc69 │ │ │ │ stmdbls sl, {r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ stmvs r9, {r8, r9, sl, fp, sp} │ │ │ │ @ instruction: 0xf6bf680d │ │ │ │ @ instruction: 0xe7d2af3c │ │ │ │ @ instruction: 0xf8d99b0b │ │ │ │ ldmdals r4, {ip} │ │ │ │ @ instruction: 0xf991681a │ │ │ │ blcs 80438 <__read_chk@plt+0x1b064> │ │ │ │ blls 324118 <__read_chk@plt+0x2bed44> │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ stmdacs r1, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ mcrge 4, 3, pc, cr14, cr15, {3} @ │ │ │ │ @ instruction: 0xf7f0e718 │ │ │ │ svclt 0x0000eba0 │ │ │ │ - andseq r7, sp, r2, lsr #23 │ │ │ │ - @ instruction: 0x001d78d4 │ │ │ │ - @ instruction: 0x001d78f6 │ │ │ │ - andseq r7, sp, lr, ror #22 │ │ │ │ - andseq r5, sp, r6, asr #17 │ │ │ │ - eorseq r7, r3, sl, lsr #14 │ │ │ │ - @ instruction: 0x001d79b8 │ │ │ │ + andseq r7, sp, sl, ror sl │ │ │ │ + andseq r7, sp, ip, lsr #15 │ │ │ │ + andseq r7, sp, lr, asr #15 │ │ │ │ + andseq r7, sp, r6, asr #20 │ │ │ │ + mulseq sp, lr, r7 │ │ │ │ + ldrhteq r7, [r3], -lr │ │ │ │ + mulseq sp, r0, r8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcb4a4 <__read_chk@plt+0xfeb660d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r1, #-512]! @ 0xfffffe00 │ │ │ │ stcmi 0, cr11, [r1], #-620 @ 0xfffffd94 │ │ │ │ blmi 8c54a8 <__read_chk@plt+0x8600d4> │ │ │ │ ldrbtmi r4, [fp], #-2593 @ 0xfffff5df │ │ │ │ @@ -15298,19 +15298,19 @@ │ │ │ │ bl ffb32298 <__read_chk@plt+0xffaccec4> │ │ │ │ strls r2, [r1, #-858] @ 0xfffffca6 │ │ │ │ ldrmi sl, [r9], -r2, lsl #26 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7f04628 │ │ │ │ ldmdavs r0!, {r1, r2, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ strcs r6, [r0], #-132 @ 0xffffff7c │ │ │ │ - cdp2 0, 12, cr15, cr14, cr14, {4} │ │ │ │ + cdp2 0, 9, cr15, cr6, cr14, {4} │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf06b9400 │ │ │ │ - ldmdacs r9!, {r0, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r9!, {r0, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ qadd16mi fp, r0, r8 │ │ │ │ stmdami lr, {r0, r8, ip, lr, pc} │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, sl, lr} │ │ │ │ addsvs r4, pc, sp, lsl #20 │ │ │ │ blmi 245500 <__read_chk@plt+0x1e012c> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ @@ -15318,39 +15318,39 @@ │ │ │ │ andslt sp, fp, r1, lsl #2 │ │ │ │ @ instruction: 0xf7f0bdf0 │ │ │ │ svclt 0x0000eb48 │ │ │ │ ldrsbteq sl, [sl], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq sl, sl, lr, asr #11 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r7, sp, r8, lsl r9 │ │ │ │ - eorseq r7, r3, r4, lsr r6 │ │ │ │ + @ instruction: 0x001d77f0 │ │ │ │ + eorseq r7, r3, r8, asr #9 │ │ │ │ eorseq sl, sl, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febcb554 <__read_chk@plt+0xfeb66180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ bl fe932328 <__read_chk@plt+0xfe8ccf54> │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff4010 │ │ │ │ svclt 0x0000bf95 │ │ │ │ - mlaeq r5, r6, r3, r1 │ │ │ │ + eoreq r1, r5, sl, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febcb580 <__read_chk@plt+0xfeb661ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ bl fe3b2354 <__read_chk@plt+0xfe34cf80> │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff4010 │ │ │ │ svclt 0x0000bf7f │ │ │ │ - @ instruction: 0x001f6afa │ │ │ │ + mulseq pc, lr, r9 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmiaeq r8!, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bpl 15b2734 <__read_chk@plt+0x154d360> │ │ │ │ ldcvc 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ bmi 14b273c <__read_chk@plt+0x144d368> │ │ │ │ @@ -15371,40 +15371,40 @@ │ │ │ │ @ instruction: 0xf85b1a24 │ │ │ │ @ instruction: 0xf8dd5003 │ │ │ │ ldrbtmi r3, [r9], #-1884 @ 0xfffff8a4 │ │ │ │ stmdavs fp!, {r2, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf503950d │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstls r5, #212, 10 @ 0x35000000 │ │ │ │ - ldc2 1, cr15, [ip, #440]! @ 0x1b8 │ │ │ │ + stc2 1, cr15, [ip, #-440]! @ 0xfffffe48 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ adcmi r3, r3, #253 @ 0xfd │ │ │ │ ldrbhi pc, [r0], #704 @ 0x2c0 @ │ │ │ │ blcs 9b074 <__read_chk@plt+0x35ca0> │ │ │ │ addshi pc, fp, #64 @ 0x40 │ │ │ │ @ instruction: 0xf5039b15 │ │ │ │ tstls r7, #128, 6 │ │ │ │ rsbcc pc, r8, #9633792 @ 0x930000 │ │ │ │ @ instruction: 0xf100065a │ │ │ │ @ instruction: 0xf0d084d2 │ │ │ │ - blls 373fc4 <__read_chk@plt+0x30ebf0> │ │ │ │ + blls 373ee4 <__read_chk@plt+0x30eb10> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blls 4d4f34 <__read_chk@plt+0x46fb60> │ │ │ │ @ instruction: 0xf8df2b00 │ │ │ │ @ instruction: 0xf85b39cc │ │ │ │ vaddl.s8 q12, d0, d3 │ │ │ │ @ instruction: 0xf8d884cd │ │ │ │ bls 4c0494 <__read_chk@plt+0x45b0c0> │ │ │ │ vqsub.u8 d20, d16, d3 │ │ │ │ @ instruction: 0xf8df84c7 │ │ │ │ svcge 0x002039b8 │ │ │ │ @ instruction: 0x46389a11 │ │ │ │ tstvs sl, fp, ror r4 │ │ │ │ - @ instruction: 0xf982f070 │ │ │ │ + @ instruction: 0xf94af070 │ │ │ │ stmibcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x677b447b │ │ │ │ stmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ andcs r6, r5, #49020928 @ 0x2ec0000 │ │ │ │ @ instruction: 0xf7f02000 │ │ │ │ @@ -15418,20 +15418,20 @@ │ │ │ │ @ instruction: 0xf1056815 │ │ │ │ stmdbvs sl!, {r0, r2, r6, r7, r8, r9} │ │ │ │ ldrsbtne pc, [ip], r5 @ │ │ │ │ stmib sp, {r1, r9, sl, ip, pc}^ │ │ │ │ strls r4, [r3], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xf8d59401 │ │ │ │ strls r5, [r0, #-192] @ 0xffffff40 │ │ │ │ - @ instruction: 0xff88f097 │ │ │ │ + @ instruction: 0xff50f097 │ │ │ │ andcs r6, r6, #47872 @ 0xbb00 │ │ │ │ @ instruction: 0x46216078 │ │ │ │ vst1.8 {d20-d22}, [r3 :64], r0 │ │ │ │ ldrtvs r0, [fp], #896 @ 0x380 │ │ │ │ - blx 1c30a22 <__read_chk@plt+0x1bcb64e> │ │ │ │ + blx e30a22 <__read_chk@plt+0xdcb64e> │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df80a5 │ │ │ │ andcs r1, r5, #64, 18 @ 0x100000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ b ff6324c0 <__read_chk@plt+0xff5cd0ec> │ │ │ │ ldmdbne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -15456,15 +15456,15 @@ │ │ │ │ b fec32510 <__read_chk@plt+0xfebcd13c> │ │ │ │ ldmne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #3145728 @ 0x300000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf7f0930f │ │ │ │ andls lr, r7, r6, lsr #21 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - @ instruction: 0xff82f14e │ │ │ │ + @ instruction: 0xff4af14e │ │ │ │ eorsvs r9, r8, sp, lsl #20 │ │ │ │ @ instruction: 0xf5036813 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs ip, {r7, r9, ip, sp} │ │ │ │ ldmvs fp, {r1, r3, r4, r7, fp, sp, lr}^ │ │ │ │ bne ff97b014 <__read_chk@plt+0xff915c40> │ │ │ │ stmdbeq r4, {r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @@ -15511,30 +15511,30 @@ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ stmibvs r3, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8da4798 │ │ │ │ stmdbls r7, {} @ │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf44fad18 │ │ │ │ @ instruction: 0xf1757080 │ │ │ │ - @ instruction: 0xf44ffc71 │ │ │ │ + @ instruction: 0xf44ffbe1 │ │ │ │ smlabbcs r0, r0, r2, r7 │ │ │ │ @ instruction: 0xf7ef6028 │ │ │ │ @ instruction: 0xf8dfeef4 │ │ │ │ andcs r1, r5, #12, 16 @ 0xc0000 │ │ │ │ andcs r6, r0, fp, lsr #16 │ │ │ │ @ instruction: 0xf8c74479 │ │ │ │ @ instruction: 0xf7f030b0 │ │ │ │ @ instruction: 0xf16cea24 │ │ │ │ - stcne 12, cr15, [r3], {241} @ 0xf1 │ │ │ │ + stcne 12, cr15, [r3], {185} @ 0xb9 │ │ │ │ strmi r9, [r6], -lr, lsl #6 │ │ │ │ blcs 9b298 <__read_chk@plt+0x35ec4> │ │ │ │ sbchi pc, r4, #0 │ │ │ │ @ instruction: 0xf04f9809 │ │ │ │ @ instruction: 0xf18e080e │ │ │ │ - stmdavs fp!, {r0, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstcs r0, sl, lsl sl │ │ │ │ @ instruction: 0x46186010 │ │ │ │ subcs r9, r0, #1879048192 @ 0x70000000 │ │ │ │ cdp 7, 13, cr15, cr2, cr15, {7} │ │ │ │ @ instruction: 0x97ccf8df │ │ │ │ @ instruction: 0x27ccf8df │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ @@ -15561,22 +15561,22 @@ │ │ │ │ @ instruction: 0xf8832201 │ │ │ │ andcs r2, r5, #52 @ 0x34 │ │ │ │ ldmib r8, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x2778f8df │ │ │ │ @ instruction: 0x90011cb3 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ strtmi r2, [r0], -r4, ror #2 │ │ │ │ - cdp2 1, 10, cr15, cr2, cr12, {3} │ │ │ │ + cdp2 1, 6, cr15, cr10, cr12, {3} │ │ │ │ strcc r6, [r4], -fp, lsr #16 │ │ │ │ sbcsvs r6, lr, ip, lsl r0 │ │ │ │ blcs 9b344 <__read_chk@plt+0x35f70> │ │ │ │ rsbhi pc, ip, #0 │ │ │ │ @ instruction: 0xf04f980a │ │ │ │ @ instruction: 0xf18e090e │ │ │ │ - stmdavs ip!, {r0, r2, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs ip!, {r0, r2, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andsvs sl, r8, fp, lsl fp │ │ │ │ @ instruction: 0xf1049308 │ │ │ │ subcs r0, r0, #64, 6 │ │ │ │ ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0x873cf8df │ │ │ │ cdp 7, 7, cr15, cr10, cr15, {7} │ │ │ │ @ instruction: 0x2738f8df │ │ │ │ @@ -15604,21 +15604,21 @@ │ │ │ │ @ instruction: 0xf8848058 │ │ │ │ ldclge 0, cr3, [pc], #-464 @ 745d4 <__read_chk@plt+0xf200> │ │ │ │ stmib r2, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ usatcs pc, #4, pc, asr #17 @ │ │ │ │ cmncs r4, lr, lsl #22 │ │ │ │ ldrbtmi r9, [sl], #-1 │ │ │ │ strtmi r9, [r0], -r0, lsl #6 │ │ │ │ - cdp2 1, 4, cr15, cr12, cr12, {3} │ │ │ │ + cdp2 1, 1, cr15, cr4, cr12, {3} │ │ │ │ ldrvs r6, [ip], #-2091 @ 0xfffff7d5 │ │ │ │ blls 38db3c <__read_chk@plt+0x328768> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals ip, {r0, r1, r4, r9, pc} │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - ldc2l 1, cr15, [r8, #-568]! @ 0xfffffdc8 │ │ │ │ + stc2l 1, cr15, [r8], #568 @ 0x238 │ │ │ │ subcs r6, r0, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xf1042100 │ │ │ │ @ instruction: 0xf8c90380 │ │ │ │ ldrmi r0, [r8], -r0 │ │ │ │ ssathi pc, #13, pc, asr #17 @ │ │ │ │ cdp 7, 2, cr15, cr6, cr15, {7} │ │ │ │ ssatcs pc, #9, pc, asr #17 @ │ │ │ │ @@ -15650,103 +15650,103 @@ │ │ │ │ addsls pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xf7f0ac98 │ │ │ │ @ instruction: 0xf8dfe928 │ │ │ │ blls 3fe174 <__read_chk@plt+0x398da0> │ │ │ │ ldrbtmi r2, [sl], #-356 @ 0xfffffe9c │ │ │ │ movwls r9, #1 │ │ │ │ @ instruction: 0xf16c4620 │ │ │ │ - stmdavs fp!, {r0, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ @ instruction: 0xf84333c0 │ │ │ │ @ instruction: 0xf8434c40 │ │ │ │ @ instruction: 0x46186c34 │ │ │ │ ldcl 7, cr15, [r8, #956] @ 0x3bc │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ ldcl 7, cr15, [r4, #956] @ 0x3bc │ │ │ │ @ instruction: 0xf0b34638 │ │ │ │ - strmi pc, [r4], -fp, ror #31 │ │ │ │ + @ instruction: 0x4604ffb3 │ │ │ │ @ instruction: 0xf0704638 │ │ │ │ - @ instruction: 0xf014f8eb │ │ │ │ + @ instruction: 0xf014f8b3 │ │ │ │ @ instruction: 0xf0000620 │ │ │ │ @ instruction: 0xf04f819e │ │ │ │ @ instruction: 0xf08e36ff │ │ │ │ - @ instruction: 0xf014fa41 │ │ │ │ + @ instruction: 0xf014fa09 │ │ │ │ @ instruction: 0xf0000702 │ │ │ │ blls 354b24 <__read_chk@plt+0x2ef750> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df81c1 │ │ │ │ ldrbtmi r1, [r9], #-1512 @ 0xfffffa18 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldm r0!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0xffd2f08e │ │ │ │ + @ instruction: 0xff9af08e │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ cmnlt ip, ip, lsr #16 │ │ │ │ cmplt r3, r3, ror #16 │ │ │ │ blvs fe960564 <__read_chk@plt+0xfe8fb190> │ │ │ │ @ instruction: 0x4638b11b │ │ │ │ @ instruction: 0xf0d2603b │ │ │ │ - stclvs 12, cr15, [r3], #-380 @ 0xfffffe84 │ │ │ │ + stclvs 12, cr15, [r3], #-156 @ 0xffffff64 │ │ │ │ blcs 819f8 <__read_chk@plt+0x1c624> │ │ │ │ @ instruction: 0x4628d1f5 │ │ │ │ - @ instruction: 0xf99cf175 │ │ │ │ + @ instruction: 0xf90cf175 │ │ │ │ stmdavs r3, {r2, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf109b10b │ │ │ │ - ldmdals r3, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r3, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf992f175 │ │ │ │ + @ instruction: 0xf902f175 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - @ instruction: 0xf854f14e │ │ │ │ + @ instruction: 0xf81cf14e │ │ │ │ stmdavs r3, {r0, r1, r2, fp, ip, pc} │ │ │ │ @ instruction: 0xf175b10b │ │ │ │ - stmdals r8, {r0, r1, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r8, {r0, r1, r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf982f175 │ │ │ │ + @ instruction: 0xf8f2f175 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x4648b113 │ │ │ │ - @ instruction: 0xf97cf175 │ │ │ │ + @ instruction: 0xf8ecf175 │ │ │ │ strbcs pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ strbcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsr #14 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ subshi pc, r6, #64 @ 0x40 │ │ │ │ vmin.s8 d4, d13, d16 │ │ │ │ pop {r2, r4, r5, r8, sl, fp, ip, sp, lr} │ │ │ │ blls 5d8928 <__read_chk@plt+0x573554> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf8939317 │ │ │ │ @ instruction: 0x06593294 │ │ │ │ eorshi pc, ip, #0, 2 │ │ │ │ - mcrr2 0, 13, pc, r4, cr0 @ │ │ │ │ + stc2 0, cr15, [ip], {208} @ 0xd0 │ │ │ │ mvnslt r9, fp, lsl #22 │ │ │ │ ldrcc pc, [ip], #2271 @ 0x8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ andmi lr, r2, #3457024 @ 0x34c000 │ │ │ │ addsmi r9, sl, #17408 @ 0x4400 │ │ │ │ adcmi sp, r3, #512 @ 0x200 │ │ │ │ stclge 6, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ldrne pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ ldmib sp, {r0, sp}^ │ │ │ │ ldrbtmi r3, [r9], #-529 @ 0xfffffdef │ │ │ │ @ instruction: 0xf16e9400 │ │ │ │ - @ instruction: 0xf8dffaf3 │ │ │ │ + @ instruction: 0xf8dffa63 │ │ │ │ andcs r3, r3, #8, 10 @ 0x2000000 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf08e2004 │ │ │ │ - @ instruction: 0xf04fff61 │ │ │ │ + @ instruction: 0xf04fff29 │ │ │ │ @ instruction: 0xe7bf36ff │ │ │ │ ldrbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrtmi sl, [r8], -r0, lsr #30 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ tstvs sl, fp, ror r4 │ │ │ │ - cdp2 0, 13, cr15, cr6, cr15, {3} │ │ │ │ + cdp2 0, 9, cr15, cr14, cr15, {3} │ │ │ │ strbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ strbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x677b447b │ │ │ │ strbtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ ldrb r6, [r2, #-1979] @ 0xfffff845 │ │ │ │ @ instruction: 0xf57f0763 │ │ │ │ @@ -15767,25 +15767,25 @@ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ bls 654fe0 <__read_chk@plt+0x5efc0c> │ │ │ │ adclt pc, r0, #13762560 @ 0xd20000 │ │ │ │ ldrdcs pc, [r8], -r8 │ │ │ │ andls r1, sl, #860160 @ 0xd2000 │ │ │ │ bne ff55b284 <__read_chk@plt+0xff4f5eb0> │ │ │ │ ldrtmi r9, [r0], -r9, lsl #6 │ │ │ │ - @ instruction: 0xf874f156 │ │ │ │ + @ instruction: 0xf83cf156 │ │ │ │ ldmdavs r8, {r3, r8, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0xf870f156 │ │ │ │ + @ instruction: 0xf838f156 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ - @ instruction: 0xf86cf156 │ │ │ │ + @ instruction: 0xf834f156 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ andcs fp, r0, #80, 2 │ │ │ │ @ instruction: 0xf16b4611 │ │ │ │ - strmi pc, [r4], -r7, lsr #28 │ │ │ │ + strmi pc, [r4], -pc, ror #27 │ │ │ │ strbmi fp, [r8], -r0, lsr #2 │ │ │ │ - @ instruction: 0xf8e4f175 │ │ │ │ + @ instruction: 0xf854f175 │ │ │ │ andmi pc, r0, r9, asr #17 │ │ │ │ ldmdavs ip, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ blcs 1f52b08 <__read_chk@plt+0x1eed734> │ │ │ │ tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df812a │ │ │ │ ldrbtmi r4, [ip], #-1088 @ 0xfffffbc0 │ │ │ │ @@ -15799,89 +15799,89 @@ │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -sp, lsl #7 │ │ │ │ b 432a78 <__read_chk@plt+0x3cd6a4> │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ movwcs r4, #1569 @ 0x621 │ │ │ │ strcc pc, [fp, -sp, lsl #17]! │ │ │ │ - stc2l 1, cr15, [r6, #352]! @ 0x160 │ │ │ │ + stc2 1, cr15, [lr, #352]! @ 0x160 │ │ │ │ andsvs r9, r8, r3, lsl fp │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ blls 314e98 <__read_chk@plt+0x2afac4> │ │ │ │ addeq r1, r0, r8, asr ip │ │ │ │ - blx 9310b8 <__read_chk@plt+0x8cbce4> │ │ │ │ + @ instruction: 0xf992f175 │ │ │ │ bls 2db738 <__read_chk@plt+0x276364> │ │ │ │ bcs 86304 <__read_chk@plt+0x20f30> │ │ │ │ vqadd.u8 d22, d0, d8 │ │ │ │ @ instruction: 0xf1ab8168 │ │ │ │ strls r0, [ip, #-1028] @ 0xfffffbfc │ │ │ │ eorshi pc, r4, sp, asr #17 │ │ │ │ ssatmi r4, #1, sp, lsl #12 │ │ │ │ @ instruction: 0xf8584614 │ │ │ │ @ instruction: 0xf18e0f04 │ │ │ │ - @ instruction: 0x463bfbdd │ │ │ │ + ldrtmi pc, [fp], -sp, asr #22 @ │ │ │ │ eoreq pc, r7, r6, asr #16 │ │ │ │ stmdavs lr!, {r0, r8, r9, sl, ip, sp} │ │ │ │ ldrhle r4, [r4, #44]! @ 0x2c │ │ │ │ blls 2bbd8c <__read_chk@plt+0x2569b8> │ │ │ │ stmdapl ip, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrtmi r0, [lr], #-159 @ 0xffffff61 │ │ │ │ blls 542738 <__read_chk@plt+0x4dd364> │ │ │ │ @ instruction: 0xf18e6818 │ │ │ │ - eorsvs pc, r0, fp, asr #23 │ │ │ │ + eorsvs pc, r0, fp, lsr fp @ │ │ │ │ adcmi r9, r6, #10, 28 @ 0xa0 │ │ │ │ strls sp, [ip, #-3358] @ 0xfffff2e2 │ │ │ │ svcls 0x000b4625 │ │ │ │ @ instruction: 0xf8cd9c14 │ │ │ │ @ instruction: 0xf8cd9034 │ │ │ │ b 1454c28 <__read_chk@plt+0x13ef854> │ │ │ │ @ instruction: 0xf1a80885 │ │ │ │ tstlt r7, r4, lsl #2 │ │ │ │ @ instruction: 0xf8d44641 │ │ │ │ strcc r9, [r1, #-0] │ │ │ │ andeq pc, r1, fp, asr r8 @ │ │ │ │ - blx fed3119a <__read_chk@plt+0xfeccbdc6> │ │ │ │ + blx 93119a <__read_chk@plt+0x8cbdc6> │ │ │ │ @ instruction: 0xf84942ae │ │ │ │ mvnle r0, r8 │ │ │ │ ldmib sp, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8dd590c │ │ │ │ addseq r8, pc, r8, lsr r0 @ │ │ │ │ bls 51b7c8 <__read_chk@plt+0x4b63f4> │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ bcs 892ac <__read_chk@plt+0x23ed8> │ │ │ │ sbchi pc, r7, r0, asr #32 │ │ │ │ andcs r9, r1, #18432 @ 0x4800 │ │ │ │ @ instruction: 0xf0da206b │ │ │ │ - stmdacs r0, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ sbcshi pc, sl, r0, asr #32 │ │ │ │ rsbcs pc, r4, r1, asr #4 │ │ │ │ andcs r9, r0, #21504 @ 0x5400 │ │ │ │ strmi r2, [r3], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0xf0d54618 │ │ │ │ - @ instruction: 0xf0d0f99b │ │ │ │ - @ instruction: 0xf0d0fbb1 │ │ │ │ - vmlals.f64 d15, d9, d27 │ │ │ │ + @ instruction: 0xf0d0f963 │ │ │ │ + @ instruction: 0xf0d0fb79 │ │ │ │ + @ instruction: 0x9e09faf3 │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ blx 13cfc6 <__read_chk@plt+0xd7bf2> │ │ │ │ ldrtmi pc, [r4], #-1542 @ 0xfffff9fa @ │ │ │ │ @ instruction: 0xf0cf4620 │ │ │ │ - stmdavs r4!, {r0, r1, r2, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blx fe8b0f0e <__read_chk@plt+0xfe84bb3a> │ │ │ │ - blx 730f12 <__read_chk@plt+0x6cbb3e> │ │ │ │ + stmdavs r4!, {r0, r1, r2, r3, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + blx 1ab0f0e <__read_chk@plt+0x1a4bb3a> │ │ │ │ + blx ff930f10 <__read_chk@plt+0xff8cbb3c> │ │ │ │ svclt 0x00042c03 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x9e11199b │ │ │ │ subsvs fp, ip, r8, lsl #30 │ │ │ │ blls 3ee5d4 <__read_chk@plt+0x389200> │ │ │ │ @ instruction: 0xf08e6818 │ │ │ │ - @ instruction: 0xf08dfa53 │ │ │ │ - ldrb pc, [lr], -r1, ror #29 @ │ │ │ │ + @ instruction: 0xf08dfa1b │ │ │ │ + ldrb pc, [lr], -r9, lsr #29 @ │ │ │ │ ldrbtmi r4, [fp], #-2999 @ 0xfffff449 │ │ │ │ strb r9, [r8, #780]! @ 0x30c │ │ │ │ ldrbtmi r4, [fp], #-2998 @ 0xfffff44a │ │ │ │ str r9, [pc, #778] @ 74f0a <__read_chk@plt+0xfb36> │ │ │ │ ldrbtmi r4, [fp], #-2997 @ 0xfffff44b │ │ │ │ ldr r9, [r7, #-777]! @ 0xfffffcf7 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ @@ -15900,15 +15900,15 @@ │ │ │ │ ldrbt r4, [sp], #1944 @ 0x798 │ │ │ │ andcs r4, r5, #2736128 @ 0x29c000 │ │ │ │ ldrbtmi r9, [r9], #-3083 @ 0xfffff3f5 │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ qasxmi lr, r1, r0 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf08e2004 │ │ │ │ - @ instruction: 0xe63dfe11 │ │ │ │ + @ instruction: 0xe63dfdd9 │ │ │ │ bls 507a20 <__read_chk@plt+0x4a264c> │ │ │ │ andhi pc, r3, fp, asr r8 @ │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ bcs 99890 <__read_chk@plt+0x344bc> │ │ │ │ bls 668d58 <__read_chk@plt+0x603984> │ │ │ │ @ instruction: 0xf8d29911 │ │ │ │ stmdbcs r0, {r5, r7, r9, ip, sp, pc} │ │ │ │ @@ -15948,15 +15948,15 @@ │ │ │ │ @ instruction: 0x461a9311 │ │ │ │ andls r4, r9, #11534336 @ 0xb00000 │ │ │ │ blls 66ec2c <__read_chk@plt+0x609858> │ │ │ │ rsbslt pc, r4, #13828096 @ 0xd30000 │ │ │ │ movwls r9, #39697 @ 0x9b11 │ │ │ │ andcs lr, r1, #158334976 @ 0x9700000 │ │ │ │ @ instruction: 0xf0da206c │ │ │ │ - stmiblt r8!, {r0, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiblt r8!, {r0, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ addscs pc, r0, r1, asr #4 │ │ │ │ stmdbls ip, {r1, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ ldmdb r4!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr2, cr15, {3} │ │ │ │ andcs r4, r5, #1851392 @ 0x1c4000 │ │ │ │ @@ -15966,167 +15966,167 @@ │ │ │ │ str r9, [r8, r9, lsl #6]! │ │ │ │ cmnlt r3, #11264 @ 0x2c00 │ │ │ │ andcs r4, r5, #108, 18 @ 0x1b0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 10, cr15, cr10, cr15, {7} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - stc2 0, cr15, [ip, #568] @ 0x238 │ │ │ │ + ldc2l 0, cr15, [r4, #-568] @ 0xfffffdc8 │ │ │ │ vpmin.s8 d25, d1, d2 │ │ │ │ vcge.s8 d18, d17, d0 │ │ │ │ tstcs r1, r4, rrx │ │ │ │ svclt 0x00182a00 │ │ │ │ blls 5c65d8 <__read_chk@plt+0x561204> │ │ │ │ strmi r2, [r3], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf0d54618 │ │ │ │ - str pc, [r9, #2221]! @ 0x8ad │ │ │ │ + str pc, [r9, #2165]! @ 0x875 │ │ │ │ strtpl r2, [r3], #-768 @ 0xfffffd00 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ bcs 92df8 <__read_chk@plt+0x2da24> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr9, cr15, {1} │ │ │ │ @ instruction: 0xf803785a │ │ │ │ bcs 7f9a0 <__read_chk@plt+0x1a5cc> │ │ │ │ blls 269588 <__read_chk@plt+0x2041b4> │ │ │ │ stmdavc r3!, {r2, r3, r4, fp, sp, lr} │ │ │ │ stcls 6, cr14, [fp], {108} @ 0x6c │ │ │ │ ldmdbmi r6, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ cdp 7, 7, cr15, cr12, cr15, {7} │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ - ldc2l 0, cr15, [lr, #-568] @ 0xfffffdc8 │ │ │ │ + stc2 0, cr15, [r6, #-568]! @ 0xfffffdc8 │ │ │ │ @ instruction: 0x2704e7d0 │ │ │ │ strt r2, [lr], r1, lsl #8 │ │ │ │ biclt r9, r3, fp, lsl #22 │ │ │ │ andcs r4, r5, #1277952 @ 0x138000 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ cdp 7, 6, cr15, cr10, cr15, {7} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ - stc2l 0, cr15, [ip, #-568] @ 0xfffffdc8 │ │ │ │ + ldc2 0, cr15, [r4, #-568] @ 0xfffffdc8 │ │ │ │ stmdbmi r9, {r0, r3, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldcls 2, cr2, [r2], {5} │ │ │ │ @ instruction: 0xe7f04479 │ │ │ │ andcs r4, r5, #1163264 @ 0x11c000 │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ ldrdmi pc, [r8], -r8 │ │ │ │ stmdbmi r5, {r2, r3, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ stcls 2, cr2, [fp], {5} │ │ │ │ @ instruction: 0xe7e44479 │ │ │ │ ldcl 7, cr15, [r8, #956] @ 0x3bc │ │ │ │ eorseq sl, sl, r4, asr #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrhteq sl, [sl], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r7, sp, r2, lsr #16 │ │ │ │ + @ instruction: 0x001d76fa │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ subeq r8, r0, r0, ror #22 │ │ │ │ @ instruction: 0xffffda2d │ │ │ │ - andseq r7, sp, r4, lsl #18 │ │ │ │ + @ instruction: 0x001d77dc │ │ │ │ @ instruction: 0xfffffee7 │ │ │ │ - @ instruction: 0x001d78be │ │ │ │ - andseq r7, sp, ip, lsr #18 │ │ │ │ - andseq r7, sp, r0, ror r9 │ │ │ │ - andseq r7, sp, ip, lsr #20 │ │ │ │ - andseq r7, sp, r4, ror #20 │ │ │ │ - andseq r7, sp, r0, lsr #21 │ │ │ │ - @ instruction: 0x001d7aba │ │ │ │ - eorseq r5, r3, r2, lsr r8 │ │ │ │ - andseq r0, pc, lr, asr #12 │ │ │ │ - andseq r0, pc, sl, lsr #12 │ │ │ │ - eorseq r5, r3, r4, lsr #15 │ │ │ │ - @ instruction: 0x001d79fc │ │ │ │ - @ instruction: 0x001e4fbe │ │ │ │ + mulseq sp, r6, r7 │ │ │ │ + andseq r7, sp, r4, lsl #16 │ │ │ │ + andseq r7, sp, r8, asr #16 │ │ │ │ + andseq r7, sp, r4, lsl #18 │ │ │ │ + andseq r7, sp, ip, lsr r9 │ │ │ │ + andseq r7, sp, r8, ror r9 │ │ │ │ + mulseq sp, r2, r9 │ │ │ │ + eorseq r5, r3, r6, asr #13 │ │ │ │ + @ instruction: 0x001f04f2 │ │ │ │ + andseq r0, pc, lr, asr #9 │ │ │ │ + eorseq r5, r3, r8, lsr r6 │ │ │ │ + @ instruction: 0x001d78d4 │ │ │ │ + andseq r4, lr, r2, ror #28 │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ - @ instruction: 0x001d79bc │ │ │ │ + mulseq sp, r4, r8 │ │ │ │ @ instruction: 0xffffe3eb │ │ │ │ - andseq r7, sp, r6, ror r9 │ │ │ │ - andseq r7, sp, sl, rrx │ │ │ │ + andseq r7, sp, lr, asr #16 │ │ │ │ + andseq r6, sp, r2, asr #30 │ │ │ │ @ instruction: 0xffffe3dd │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andseq r7, sp, r2, lsr #18 │ │ │ │ - @ instruction: 0x001effda │ │ │ │ - andseq r1, lr, r4, ror r5 │ │ │ │ - @ instruction: 0x001d6fbe │ │ │ │ - andseq r1, lr, ip, asr #13 │ │ │ │ + @ instruction: 0x001d77fa │ │ │ │ + andseq pc, lr, lr, ror lr @ │ │ │ │ + andseq r1, lr, r8, lsl r4 │ │ │ │ + mulseq sp, r6, lr │ │ │ │ + andseq r1, lr, r0, ror r5 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ - andseq r7, sp, r8, lsl #17 │ │ │ │ + andseq r7, sp, r0, ror #14 │ │ │ │ @ instruction: 0xffffd71d │ │ │ │ - andseq r6, sp, sl, lsl #30 │ │ │ │ - @ instruction: 0x001d77d2 │ │ │ │ + andseq r6, sp, r2, ror #27 │ │ │ │ + andseq r7, sp, sl, lsr #13 │ │ │ │ eorseq r9, sl, ip, lsr pc │ │ │ │ - andseq r7, sp, sl, ror r3 │ │ │ │ - @ instruction: 0x001d73ba │ │ │ │ + andseq r7, sp, r2, asr r2 │ │ │ │ + mulseq sp, r2, r2 │ │ │ │ subeq r8, r0, r8, lsl #12 │ │ │ │ @ instruction: 0xffffd4d5 │ │ │ │ - andseq r7, sp, r0, asr #7 │ │ │ │ + mulseq sp, r8, r2 │ │ │ │ @ instruction: 0xfffff98f │ │ │ │ - ldrhteq r6, [r3], -r6 │ │ │ │ - andseq r7, sp, sl, asr r6 │ │ │ │ - eorseq r6, r3, lr, asr #26 │ │ │ │ - eorseq r6, r3, r6, asr #26 │ │ │ │ - eorseq r6, r3, lr, lsr sp │ │ │ │ - @ instruction: 0x001effd8 │ │ │ │ - andseq r7, sp, r2, ror r4 │ │ │ │ - andseq r6, sp, lr, ror #30 │ │ │ │ - eorseq r1, r3, r0, ror #29 │ │ │ │ - @ instruction: 0x001d73d6 │ │ │ │ - andseq r7, sp, r4, ror #7 │ │ │ │ - andseq r6, sp, r2, asr #30 │ │ │ │ - ldrhteq r1, [r3], -r4 │ │ │ │ - andseq r7, sp, r0, lsr #7 │ │ │ │ - @ instruction: 0x001d73be │ │ │ │ - mulseq sp, r6, r3 │ │ │ │ - andseq r6, sp, r0, ror lr │ │ │ │ - @ instruction: 0x001d6ef4 │ │ │ │ - andseq r6, sp, r8, lsr #29 │ │ │ │ - andseq r6, sp, ip, ror #28 │ │ │ │ + eorseq r6, r3, sl, asr #26 │ │ │ │ + andseq r7, sp, r2, lsr r5 │ │ │ │ + eorseq r6, r3, r2, ror #23 │ │ │ │ + ldrsbteq r6, [r3], -sl │ │ │ │ + ldrsbteq r6, [r3], -r2 │ │ │ │ + andseq pc, lr, ip, ror lr @ │ │ │ │ + andseq r7, sp, sl, asr #6 │ │ │ │ + andseq r6, sp, r6, asr #28 │ │ │ │ + eorseq r1, r3, r4, ror sp │ │ │ │ + andseq r7, sp, lr, lsr #5 │ │ │ │ + @ instruction: 0x001d72bc │ │ │ │ + andseq r6, sp, sl, lsl lr │ │ │ │ + eorseq r1, r3, r8, asr #26 │ │ │ │ + andseq r7, sp, r8, ror r2 │ │ │ │ + mulseq sp, r6, r2 │ │ │ │ + andseq r7, sp, lr, ror #4 │ │ │ │ + andseq r6, sp, r8, asr #26 │ │ │ │ + andseq r6, sp, ip, asr #27 │ │ │ │ + andseq r6, sp, r0, lsl #27 │ │ │ │ + andseq r6, sp, r4, asr #26 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcc120 <__read_chk@plt+0xfeb66d4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ ldmdbmi r0, {r1, r2, r3, r9, sl, lr} │ │ │ │ strcs r4, [r0], #-1541 @ 0xfffff9fb │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - @ instruction: 0xf82cf16e │ │ │ │ + @ instruction: 0xff9cf16d │ │ │ │ strtmi r4, [r3], -r9, lsr #12 │ │ │ │ @ instruction: 0x46204632 │ │ │ │ strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ blx c32f44 <__read_chk@plt+0xbcdb70> │ │ │ │ blle 33c760 <__read_chk@plt+0x2d738c> │ │ │ │ andcs r4, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc 7, cr15, [sl, #956]! @ 0x3bc │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ - stc2 0, cr15, [ip], {142} @ 0x8e │ │ │ │ + mrrc2 0, 8, pc, r4, cr14 @ │ │ │ │ andlt r4, r2, r8, lsr #12 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andseq r7, sp, r2, asr #4 │ │ │ │ - andseq r7, sp, r6, lsr r2 │ │ │ │ + andseq r7, sp, sl, lsl r1 │ │ │ │ + andseq r7, sp, lr, lsl #2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcc17c <__read_chk@plt+0xfeb66da8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ stmdbmi r9, {r1, r2, r3, r9, sl, lr} │ │ │ │ andcs r4, r2, r5, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1559 @ 0xfffff9e9 │ │ │ │ @ instruction: 0xf16d461c │ │ │ │ - stmdals r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r8, {r0, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [fp], -r1 │ │ │ │ @ instruction: 0x46294632 │ │ │ │ andcs r9, r1, r0, lsl #8 │ │ │ │ @ instruction: 0xf9fef7ff │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ - andseq r7, sp, sl, lsr #4 │ │ │ │ + andseq r7, sp, r2, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febcc1b8 <__read_chk@plt+0xfeb66de4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], {248} @ 0xf8 │ │ │ │ - @ instruction: 0xf920f0d0 │ │ │ │ + @ instruction: 0xf8e8f0d0 │ │ │ │ ldrbtmi r4, [ip], #-2828 @ 0xfffff4f4 │ │ │ │ ldmvs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ vstrle s4, [pc, #-0] @ 74fd0 <__read_chk@plt+0xfbfc> │ │ │ │ vst2.8 {d22-d23}, [pc :64], fp │ │ │ │ andcs r7, r0, r8, lsl #3 │ │ │ │ andcc pc, r2, #1024 @ 0x400 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @@ -16185,15 +16185,15 @@ │ │ │ │ @ instruction: 0xf7ef4630 │ │ │ │ @ instruction: 0xf8dfef10 │ │ │ │ @ instruction: 0xf8863538 │ │ │ │ rsbscs r4, r8, #-67108861 @ 0xfc000003 │ │ │ │ @ instruction: 0x46302179 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ movwls r9, #17408 @ 0x4400 │ │ │ │ - @ instruction: 0xff8af06a │ │ │ │ + @ instruction: 0xff52f06a │ │ │ │ andsle r2, r8, r9, ror r8 │ │ │ │ svclt 0x0018386e │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldrcs pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ orrpl pc, r6, sp, lsl #10 │ │ │ │ ldrbtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ @@ -16213,15 +16213,15 @@ │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ andeq pc, r8, r5, lsr #3 │ │ │ │ svc 0x00c0f7ef │ │ │ │ @ instruction: 0xf60d4620 │ │ │ │ smlawtcs pc, r8, r4, r4 @ │ │ │ │ @ instruction: 0xf8852300 │ │ │ │ @ instruction: 0xf15533f7 │ │ │ │ - stmdbls r5, {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r5, {r0, r1, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ vst4.8 {d25-d28}, [pc], r8 │ │ │ │ strtmi r6, [r0], -r0, lsl #5 │ │ │ │ svc 0x00b0f7ef │ │ │ │ teqlt fp, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ @ instruction: 0xf50deeb4 │ │ │ │ tstcc r8, r7, lsl #3 │ │ │ │ @@ -16257,17 +16257,17 @@ │ │ │ │ addcc pc, r0, #14221312 @ 0xd90000 │ │ │ │ ldmvs r9, {r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ movwcs r7, #770 @ 0x302 │ │ │ │ submi r4, r9, #27262976 @ 0x1a00000 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ strls r4, [r0], -r3, lsl #6 │ │ │ │ - blx e317b2 <__read_chk@plt+0xdcc3de> │ │ │ │ + blx fea317b0 <__read_chk@plt+0xfe9cc3dc> │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ - ldc2 1, cr15, [ip], {85} @ 0x55 │ │ │ │ + stc2l 1, cr15, [r4], #-340 @ 0xfffffeac │ │ │ │ @ instruction: 0xf0002d03 │ │ │ │ stccs 0, cr8, [r1, #-536] @ 0xfffffde8 │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ blcs 93298 <__read_chk@plt+0x2dec4> │ │ │ │ strtmi sp, [r0], -r0, ror #1 │ │ │ │ @ instruction: 0xf7ef9d09 │ │ │ │ @@ -16282,25 +16282,25 @@ │ │ │ │ addvs pc, r0, #192, 10 @ 0x30000000 │ │ │ │ ldmibmi r1!, {r1, r9, ip, sp}^ │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ ldrbtmi r4, [r9], #-771 @ 0xfffffcfd │ │ │ │ b ff5b3204 <__read_chk@plt+0xff54de30> │ │ │ │ blcs 932d8 <__read_chk@plt+0x2df04> │ │ │ │ cmpphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf18e4620 │ │ │ │ - @ instruction: 0xf845f837 │ │ │ │ + @ instruction: 0xf18d4620 │ │ │ │ + @ instruction: 0xf845ffa7 │ │ │ │ @ instruction: 0xf8da0c9c │ │ │ │ stmdacs r0, {r2, r3} │ │ │ │ orrhi pc, r8, r0 │ │ │ │ cdp 7, 2, cr15, cr10, cr15, {7} │ │ │ │ svclt 0x0038280c │ │ │ │ @ instruction: 0xf100200c │ │ │ │ strmi r0, [r7], -r8, lsl #18 │ │ │ │ @ instruction: 0xf1744648 │ │ │ │ - @ instruction: 0xf8dafe57 │ │ │ │ + @ instruction: 0xf8dafdc7 │ │ │ │ @ instruction: 0xf845b00c │ │ │ │ strmi r0, [r2], r0, lsr #25 │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldmibmi lr, {r0, r1, r2, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ cdp 7, 12, cr15, cr0, cr15, {7} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -16320,65 +16320,65 @@ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ cmpphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r5, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ bl ffa3329c <__read_chk@plt+0xff9cdec8> │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ - blx ff2b1524 <__read_chk@plt+0xff24c150> │ │ │ │ + blx fe4b1524 <__read_chk@plt+0xfe44c150> │ │ │ │ tstcs r0, r0, lsl #14 │ │ │ │ @ instruction: 0xf855464b │ │ │ │ strmi r2, [r8], -r0, lsr #25 │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ @ instruction: 0xf7ff32ff │ │ │ │ stmdacs r0, {r0, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r0, r5, lsl sl │ │ │ │ smlattlt pc, r8, r6, lr │ │ │ │ ldrb r2, [pc, -r0, lsl #14] │ │ │ │ @ instruction: 0xf85b4bbf │ │ │ │ ldrb r7, [fp, -r3] │ │ │ │ strtmi r4, [r2], -r3, lsr #12 │ │ │ │ andcs r4, r2, r1, lsr #12 │ │ │ │ - ldc2 0, cr15, [r0], {207} @ 0xcf │ │ │ │ + mrrc2 0, 12, pc, r8, cr15 @ │ │ │ │ strtmi r4, [r2], -r3, lsr #12 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ - stc2 0, cr15, [sl], {207} @ 0xcf │ │ │ │ + mrrc2 0, 12, pc, r2, cr15 @ │ │ │ │ blls 22eef4 <__read_chk@plt+0x1c9b20> │ │ │ │ beq 14b176c <__read_chk@plt+0x144c398> │ │ │ │ bleq 7b19e4 <__read_chk@plt+0x74c610> │ │ │ │ @ instruction: 0xf503af0c │ │ │ │ ldrtmi r5, [r9], -r0, asr #18 │ │ │ │ @ instruction: 0xf8d92300 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @ instruction: 0xf8522278 │ │ │ │ ldrbmi r0, [sl], -r0, lsr #32 │ │ │ │ @ instruction: 0xf1579300 │ │ │ │ - @ instruction: 0xf855fb29 │ │ │ │ + @ instruction: 0xf855faf1 │ │ │ │ tstlt r3, r0, lsr #25 │ │ │ │ @ instruction: 0xf1744638 │ │ │ │ - @ instruction: 0xf855fc67 │ │ │ │ + @ instruction: 0xf855fbd7 │ │ │ │ @ instruction: 0xb1511c9c │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xf7ef4202 │ │ │ │ @ instruction: 0x4658ee9a │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xf1743402 │ │ │ │ - svccc 0x0004fc59 │ │ │ │ + svccc 0x0004fbc9 │ │ │ │ ldrtmi r4, [sl], -r1, lsr #12 │ │ │ │ andeq pc, r8, r5, lsr #3 │ │ │ │ - stc2l 0, cr15, [lr, #868]! @ 0x364 │ │ │ │ + ldc2 0, cr15, [r6, #868]! @ 0x364 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavc r3!, {r0, r8, pc} │ │ │ │ @ instruction: 0xf0002b7b │ │ │ │ blcs b15740 <__read_chk@plt+0xab036c> │ │ │ │ adcshi pc, r8, r0 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf14d2001 │ │ │ │ - @ instruction: 0xf845fc09 │ │ │ │ + @ instruction: 0xf845fbd1 │ │ │ │ stmdacs r0, {r2, r4, r7, sl, fp} │ │ │ │ rscshi pc, lr, r0 │ │ │ │ andcs r4, r5, #2441216 @ 0x254000 │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ @ instruction: 0xf44feb72 │ │ │ │ andcs r6, r1, #128, 6 │ │ │ │ @@ -16431,49 +16431,49 @@ │ │ │ │ bl 4b3448 <__read_chk@plt+0x44e074> │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldreq pc, [r0], #-426 @ 0xfffffe56 │ │ │ │ addcs r4, r8, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ svc 0x00ccf7ee │ │ │ │ ldceq 8, cr15, [r4], {85} @ 0x55 │ │ │ │ - @ instruction: 0xffe4f14d │ │ │ │ + @ instruction: 0xffacf14d │ │ │ │ andcs r4, r5, #1605632 @ 0x188000 │ │ │ │ ldceq 8, cr15, [r0], {69} @ 0x45 │ │ │ │ @ instruction: 0x46384479 │ │ │ │ @ instruction: 0xf8452301 │ │ │ │ @ instruction: 0xf7ef3c8c │ │ │ │ ldmdbmi lr, {r3, r4, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8452205 │ │ │ │ ldrbtmi r0, [r9], #-3208 @ 0xfffff378 │ │ │ │ @ instruction: 0xf7ef4638 │ │ │ │ @ instruction: 0xf845eaf0 │ │ │ │ strtmi r0, [r0], -r0, lsl #25 │ │ │ │ ldrvc lr, [r2, -r5, asr #18] │ │ │ │ - @ instruction: 0xf96af064 │ │ │ │ + @ instruction: 0xf932f064 │ │ │ │ andseq pc, r4, sl, lsr #3 │ │ │ │ - blx 1d31a18 <__read_chk@plt+0x1ccc644> │ │ │ │ + blx f31a18 <__read_chk@plt+0xecc644> │ │ │ │ smlalscc pc, r4, r9, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ andcs lr, r0, r9, lsl #14 │ │ │ │ - blx ff731920 <__read_chk@plt+0xff6cc54c> │ │ │ │ + blx fe931920 <__read_chk@plt+0xfe8cc54c> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf855e5ee │ │ │ │ @ instruction: 0xb1133c9c │ │ │ │ @ instruction: 0xf174a80d │ │ │ │ - @ instruction: 0x2700fb97 │ │ │ │ + strcs pc, [r0, -r7, lsl #22] │ │ │ │ @ instruction: 0xe6e146b9 │ │ │ │ ldrdlt pc, [r8, -pc]! @ │ │ │ │ @ instruction: 0xe6c044fb │ │ │ │ blcs 1f536a8 <__read_chk@plt+0x1eee2d4> │ │ │ │ @ instruction: 0xf60dbf08 │ │ │ │ @ instruction: 0xf47f4bc9 │ │ │ │ cmncs sp, r1, asr #30 │ │ │ │ @ instruction: 0xf1554620 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x003af43f │ │ │ │ streq lr, [fp, -r0, lsr #23] │ │ │ │ cmncs fp, #327680 @ 0x50000 │ │ │ │ tstpeq r1, fp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ blcc f3544 <__read_chk@plt+0x8e170> │ │ │ │ @ instruction: 0xf1a39b07 │ │ │ │ ldrmi r0, [fp, #2818]! @ 0xb02 │ │ │ │ @@ -16484,74 +16484,74 @@ │ │ │ │ blcc bdf54 <__read_chk@plt+0x58b80> │ │ │ │ svclt 0x002842bb │ │ │ │ @ instruction: 0xf801463b │ │ │ │ andcs r2, r0, #11 │ │ │ │ ldr r5, [fp, -sl, asr #9] │ │ │ │ ldrb r4, [r8, r3, lsr #13] │ │ │ │ ldrbtmi r4, [r8], #-2098 @ 0xfffff7ce │ │ │ │ - cdp2 1, 10, cr15, cr4, cr13, {4} │ │ │ │ + cdp2 1, 1, cr15, cr4, cr13, {4} │ │ │ │ stceq 8, cr15, [r0], #276 @ 0x114 │ │ │ │ @ instruction: 0x217de69c │ │ │ │ @ instruction: 0xf1554638 │ │ │ │ - stmdacs r0, {r0, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf107d0b7 │ │ │ │ strmi r0, [r7], -r1, lsl #18 │ │ │ │ @ instruction: 0xf8072300 │ │ │ │ ldr r3, [fp], r1, lsl #22 │ │ │ │ stccc 8, cr15, [r4], #340 @ 0x154 │ │ │ │ andcs fp, r5, fp, lsr r1 │ │ │ │ tstcs r7, sl, lsl #4 │ │ │ │ - @ instruction: 0xf968f08e │ │ │ │ + @ instruction: 0xf930f08e │ │ │ │ @ instruction: 0xf1744638 │ │ │ │ - @ instruction: 0xf06ffb43 │ │ │ │ + @ instruction: 0xf06ffab3 │ │ │ │ ldr r0, [r1, #1] │ │ │ │ andcs r4, r5, #557056 @ 0x88000 │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ andcs lr, sl, #483328 @ 0x76000 │ │ │ │ tstcs r7, r3, lsl #12 │ │ │ │ @ instruction: 0xf08e2005 │ │ │ │ - ubfx pc, r7, #18, #17 │ │ │ │ + @ instruction: 0xe7f0f91f │ │ │ │ ldmib r4!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq r9, sl, r6, ror #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r9, sl, r4, asr r8 │ │ │ │ - eoreq r2, r0, ip, ror r6 │ │ │ │ - andseq r4, pc, lr, ror #10 │ │ │ │ - andseq r8, lr, r2, ror r9 │ │ │ │ - andseq r7, sp, r2, asr #2 │ │ │ │ + eoreq r2, r0, r0, lsr #10 │ │ │ │ + andseq r4, pc, r2, lsl r4 @ │ │ │ │ + andseq r8, lr, r6, lsl r8 │ │ │ │ + andseq r7, sp, sl, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr lr │ │ │ │ mlaseq sl, sl, r7, r9 │ │ │ │ - ldrhteq r6, [r3], -lr │ │ │ │ - andseq r7, sp, lr, asr r0 │ │ │ │ - @ instruction: 0x001d6ff6 │ │ │ │ - @ instruction: 0x001d6fba │ │ │ │ - @ instruction: 0x001d6fb6 │ │ │ │ - mulseq sp, lr, pc @ │ │ │ │ + eorseq r6, r3, r2, asr r6 │ │ │ │ + andseq r6, sp, r6, lsr pc │ │ │ │ + andseq r6, sp, lr, asr #29 │ │ │ │ + mulseq sp, r2, lr │ │ │ │ + andseq r6, sp, lr, lsl #29 │ │ │ │ + andseq r6, sp, r6, ror lr │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - andseq r6, sp, ip, lsl pc │ │ │ │ - andseq r6, sp, r8, lsl pc │ │ │ │ - andseq r6, sp, sl, lsl #30 │ │ │ │ - andseq r6, sp, r0, lsl #30 │ │ │ │ - andseq r6, sp, r0, lsr pc │ │ │ │ - andseq r6, sp, r0, ror #30 │ │ │ │ - andseq r6, sp, ip, lsl #31 │ │ │ │ - @ instruction: 0x001d6fb8 │ │ │ │ - andseq r6, sp, r0, asr #31 │ │ │ │ - andseq r6, sp, sl, asr #31 │ │ │ │ - @ instruction: 0x001d6cb8 │ │ │ │ - andseq r6, sp, lr, ror #25 │ │ │ │ - andseq r6, sp, r0, lsl #26 │ │ │ │ + @ instruction: 0x001d6df4 │ │ │ │ + @ instruction: 0x001d6df0 │ │ │ │ + andseq r6, sp, r2, ror #27 │ │ │ │ + @ instruction: 0x001d6dd8 │ │ │ │ + andseq r6, sp, r8, lsl #28 │ │ │ │ + andseq r6, sp, r8, lsr lr │ │ │ │ + andseq r6, sp, r4, ror #28 │ │ │ │ + mulseq sp, r0, lr │ │ │ │ + mulseq sp, r8, lr │ │ │ │ + andseq r6, sp, r2, lsr #29 │ │ │ │ + mulseq sp, r0, fp │ │ │ │ + andseq r6, sp, r6, asr #23 │ │ │ │ + @ instruction: 0x001d6bd8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, pc, lsl ip │ │ │ │ @ instruction: 0x46074691 │ │ │ │ @ instruction: 0xf0cf4688 │ │ │ │ - blmi 7f4da4 <__read_chk@plt+0x78f9d0> │ │ │ │ + blmi 7f4cc4 <__read_chk@plt+0x78f8f0> │ │ │ │ stmiapl r5!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ bcs 8f918 <__read_chk@plt+0x2a544> │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ addvc pc, r8, pc, asr #8 │ │ │ │ blx 7ee7e <__read_chk@plt+0x19aaa> │ │ │ │ tstlt fp, r2 │ │ │ │ usada8eq r9, r9, r8, r6 │ │ │ │ @@ -16594,25 +16594,25 @@ │ │ │ │ stmdavc r6!, {r2, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00181e32 │ │ │ │ blcs 7df24 <__read_chk@plt+0x18b50> │ │ │ │ andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ cmple pc, r0, lsl #20 │ │ │ │ vmla.i d18, d0, d0[0] │ │ │ │ stmdbge r1, {r0} │ │ │ │ - blx fb1bf8 <__read_chk@plt+0xf4c824> │ │ │ │ + blx 1b1bf8 <__read_chk@plt+0x14c824> │ │ │ │ andcs fp, r0, r0, ror #18 │ │ │ │ blmi c88004 <__read_chk@plt+0xc22c30> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1cf7ac <__read_chk@plt+0x16a3d8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r3, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #28]! │ │ │ │ vmla.i d18, d0, d0[0] │ │ │ │ @ instruction: 0xf1270001 │ │ │ │ - blmi b75390 <__read_chk@plt+0xb0ffbc> │ │ │ │ + blmi b752b0 <__read_chk@plt+0xb0fedc> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ blcs 8f7d0 <__read_chk@plt+0x2a3fc> │ │ │ │ ldmdavs pc, {r0, r1, r2, r5, r6, r7, ip, lr, pc} @ │ │ │ │ rscle r2, r4, r0, lsl #30 │ │ │ │ orrlt r6, r4, ip, ror r8 │ │ │ │ cmplt fp, r3, ror #16 │ │ │ │ cmplt sp, sp, lsl sl │ │ │ │ @@ -16660,27 +16660,27 @@ │ │ │ │ blmi 6a1a38 <__read_chk@plt+0x63c664> │ │ │ │ ldrbtmi sl, [sl], #-3073 @ 0xfffff3ff │ │ │ │ vmla.i d18, d0, d0[0] │ │ │ │ @ instruction: 0x4621003f │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ @ instruction: 0xf1310300 │ │ │ │ - ldmdblt r8, {r0, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdblt r8, {r0, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ blmi 488084 <__read_chk@plt+0x422cb0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 1cf8b0 <__read_chk@plt+0x16a4dc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ ldclt 0, cr11, [r0, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xf1294620 │ │ │ │ - ldrdlt pc, [r8, #-209] @ 0xffffff2f │ │ │ │ + @ instruction: 0xb148fd99 │ │ │ │ tstlt r3, r3, lsl #17 │ │ │ │ blcs 10f8d0 <__read_chk@plt+0xaa4fc> │ │ │ │ strtmi sp, [r0], -r6 │ │ │ │ - cdp2 1, 2, cr15, cr10, cr9, {1} │ │ │ │ + ldc2l 1, cr15, [r2, #164]! @ 0xa4 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strb r2, [r3, r0]! │ │ │ │ strb r2, [r1, r1]! │ │ │ │ stmia r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorseq r9, sl, r2, rrx │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r9, sl, r4, asr #32 │ │ │ │ @@ -16706,28 +16706,28 @@ │ │ │ │ cdpne 8, 2, cr7, cr10, cr5, {1} │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ svclt 0x00182b00 │ │ │ │ bcs 7e0e4 <__read_chk@plt+0x18d10> │ │ │ │ bicshi pc, r0, r0, asr #32 │ │ │ │ vmla.i d18, d0, d0[0] │ │ │ │ ldmdbge r0, {r0} │ │ │ │ - @ instruction: 0xf95cf131 │ │ │ │ + @ instruction: 0xf924f131 │ │ │ │ mulcs r0, r0, r9 │ │ │ │ ldrbcs pc, [r4, #2271]! @ 0x8df @ │ │ │ │ strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrsbmi r3, [sl], #-76 @ 0xffffffb4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, r6, #64 @ 0x40 │ │ │ │ stclmi 2, cr15, [r4, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ vmla.i d18, d0, d0[0] │ │ │ │ @ instruction: 0xf1270001 │ │ │ │ - @ instruction: 0xf8dffe27 │ │ │ │ + @ instruction: 0xf8dffdef │ │ │ │ @ instruction: 0xf85b35cc │ │ │ │ ldmdavs r3, {r0, r1, sp} │ │ │ │ blcs 8f9a0 <__read_chk@plt+0x2a5cc> │ │ │ │ @ instruction: 0xf8d3d0df │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ sbcsle r0, sl, r0, lsl #30 │ │ │ │ ldrcc pc, [r4, #2271]! @ 0x8df │ │ │ │ @@ -16776,60 +16776,60 @@ │ │ │ │ ldrbge pc, [fp], #2189 @ 0x88d @ │ │ │ │ @ instruction: 0xf85b2001 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - @ instruction: 0xf8aaf172 │ │ │ │ + @ instruction: 0xf81af172 │ │ │ │ smlalscc pc, r4, r9, r8 @ │ │ │ │ rsbscs r4, r8, #56, 12 @ 0x3800000 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ strbtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf85b2179 │ │ │ │ @ instruction: 0xf8cd3003 │ │ │ │ movwls sl, #32768 @ 0x8000 │ │ │ │ - blx ff731bd8 <__read_chk@plt+0xff6cc804> │ │ │ │ + blx fe931bd8 <__read_chk@plt+0xfe8cc804> │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ ldmdacs r9!, {r0, r1, r5, r8, pc}^ │ │ │ │ movwcs sp, #419 @ 0x1a3 │ │ │ │ @ instruction: 0x461a4630 │ │ │ │ @ instruction: 0xf06d4619 │ │ │ │ - bls 2747a4 <__read_chk@plt+0x20f3d0> │ │ │ │ + bls 2746c4 <__read_chk@plt+0x20f2f0> │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ @ instruction: 0xf157d099 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibvs sl, {r0, r2, r3, ip, pc}^ │ │ │ │ @ instruction: 0xf103b12a │ │ │ │ @ instruction: 0xf174001c │ │ │ │ - stmdals sp, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals sp, {r0, r1, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ bicsvs r6, r8, r3, ror #16 │ │ │ │ @ instruction: 0xf1749807 │ │ │ │ - subcs pc, r0, r5, ror #17 │ │ │ │ + subcs pc, r0, r5, asr r8 @ │ │ │ │ andeq pc, r1, r0, asr #5 │ │ │ │ - ldc2l 1, cr15, [lr, #-156]! @ 0xffffff64 │ │ │ │ + stc2l 1, cr15, [r6, #-156] @ 0xffffff64 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf89880f0 │ │ │ │ @ instruction: 0xf0433014 │ │ │ │ @ instruction: 0xf8880302 │ │ │ │ subcs r3, r0, r4, lsl r0 │ │ │ │ andeq pc, r1, r0, asr #5 │ │ │ │ - @ instruction: 0xf900f12d │ │ │ │ + @ instruction: 0xf8c8f12d │ │ │ │ stmdacs r0, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ sbchi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ svcge 0x000faf6e │ │ │ │ andscs r9, r0, r8 │ │ │ │ andeq pc, r1, r0, asr #5 │ │ │ │ - @ instruction: 0xff02f130 │ │ │ │ + mcr2 1, 6, pc, cr10, cr0, {1} @ │ │ │ │ andcs r9, r6, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xf14d2001 │ │ │ │ - stmdbls r8, {r0, r1, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r8, {r0, r1, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r3, r4, r5, sp, lr} │ │ │ │ andhi pc, r0, #0 │ │ │ │ @ instruction: 0xf8df4608 │ │ │ │ andcs r1, r5, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xf7ee4479 │ │ │ │ stccs 15, cr14, [r0, #-944] @ 0xfffffc50 │ │ │ │ sbchi pc, fp, r0 │ │ │ │ @@ -16892,28 +16892,28 @@ │ │ │ │ svc 0x0076f7ee │ │ │ │ strmi r9, [r1], -r8, lsl #22 │ │ │ │ mrcge 6, 0, r4, cr4, cr0, {1} │ │ │ │ addcs r4, r8, #152, 14 @ 0x2600000 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldc 7, cr15, [r2], #-952 @ 0xfffffc48 │ │ │ │ @ instruction: 0xf14d6838 │ │ │ │ - ldmibmi r7, {r0, r1, r3, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibmi r7, {r0, r1, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andsls r2, r4, r5, lsl #4 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ tstls r5, #67108864 @ 0x4000000 │ │ │ │ svc 0x0060f7ee │ │ │ │ andcs r4, r5, #3457024 @ 0x34c000 │ │ │ │ ldrbtmi r9, [r9], #-22 @ 0xffffffea │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ andsls lr, r8, sl, asr pc │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf0632326 │ │ │ │ - @ instruction: 0x4638fdd3 │ │ │ │ - cdp2 1, 13, cr15, cr12, cr12, {2} │ │ │ │ + @ instruction: 0x4638fd9b │ │ │ │ + cdp2 1, 10, cr15, cr4, cr12, {2} │ │ │ │ smlalscc pc, r4, r9, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ ldmdavc r3!, {r0, r4, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00182b7d │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ cmncs sp, r0, asr #29 │ │ │ │ @@ -16923,26 +16923,26 @@ │ │ │ │ blcs af718 <__read_chk@plt+0x4a344> │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ andcs r4, r5, #3129344 @ 0x2fc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ svc 0x0030f7ee │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r5, r7, lsl #2 │ │ │ │ - cdp2 0, 1, cr15, cr2, cr13, {4} │ │ │ │ + ldc2l 0, cr15, [sl, #564] @ 0x234 │ │ │ │ stmdbls sl, {r0, r1, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ strmi r4, [fp], -sl, lsl #12 │ │ │ │ blls 36f738 <__read_chk@plt+0x30a364> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0437913 │ │ │ │ tstvc r3, r1, lsl #6 │ │ │ │ ldcmi 7, cr14, [r4, #52]! @ 0x34 │ │ │ │ @ instruction: 0x462b447d │ │ │ │ ldr r4, [r5, -sl, lsr #12]! │ │ │ │ @ instruction: 0xf1092000 │ │ │ │ - @ instruction: 0xf04fff15 │ │ │ │ + @ instruction: 0xf04ffedd │ │ │ │ @ instruction: 0xe63730ff │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ stmdane r3!, {r3, r4, r8, fp, sp, lr, pc} │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ @ instruction: 0xf43f2b7c │ │ │ │ ldclcs 14, cr10, [fp, #-156]! @ 0xffffff64 │ │ │ │ mrshi pc, (UNDEF: 6) @ │ │ │ │ @@ -16959,46 +16959,46 @@ │ │ │ │ ldrbvs pc, [fp], #2189 @ 0x88d @ │ │ │ │ @ instruction: 0xf85b2001 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - @ instruction: 0xff3cf171 │ │ │ │ + mcr2 1, 5, pc, cr12, cr1, {3} @ │ │ │ │ smlalscc pc, r4, r9, r8 @ │ │ │ │ rsbscs r4, r8, #40, 12 @ 0x2800000 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ cmncs r9, r4, lsl #23 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ movwls r9, #34304 @ 0x8600 │ │ │ │ - @ instruction: 0xf96ef06a │ │ │ │ + @ instruction: 0xf936f06a │ │ │ │ adcsle r2, r7, r8, ror r8 │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ movwcs sl, #3563 @ 0xdeb │ │ │ │ ldrmi r4, [sl], -r0, lsr #12 │ │ │ │ @ instruction: 0xf06d4619 │ │ │ │ - bls 2744cc <__read_chk@plt+0x20f0f8> │ │ │ │ + bls 2743ec <__read_chk@plt+0x20f018> │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ stclge 4, cr15, [r0, #252]! @ 0xfc │ │ │ │ - @ instruction: 0xffa2f156 │ │ │ │ + @ instruction: 0xff6af156 │ │ │ │ strmi r2, [r1], -r0, lsl #6 │ │ │ │ andls r4, sp, sl, lsl r6 │ │ │ │ movwls r2, #14 │ │ │ │ @ instruction: 0xf0d9ad0d │ │ │ │ - blls 3f432c <__read_chk@plt+0x38ef58> │ │ │ │ + blls 3f424c <__read_chk@plt+0x38ee78> │ │ │ │ @ instruction: 0x4628b113 │ │ │ │ - @ instruction: 0xff78f173 │ │ │ │ + mcr2 1, 7, pc, cr8, cr3, {3} @ │ │ │ │ @ instruction: 0xf1739807 │ │ │ │ - blls 235b24 <__read_chk@plt+0x1d0750> │ │ │ │ + blls 2358e4 <__read_chk@plt+0x1d0510> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ smlabtcs r0, r9, sp, sl │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ @ instruction: 0xf14cad0f │ │ │ │ - ldmdbmi sl!, {r0, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi sl!, {r0, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbmi r8!, {r0, r1, r2, r3, r5, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3639 @ 0xfffff1c9 │ │ │ │ cdp 7, 9, cr15, cr8, cr14, {7} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @@ -17047,29 +17047,29 @@ │ │ │ │ ldmibvs r7!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ cdp 7, 3, cr15, cr14, cr14, {7} │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0x47b8ae14 │ │ │ │ strtmi r2, [r1], -r8, lsl #5 │ │ │ │ @ instruction: 0xf7ee4630 │ │ │ │ stmdavs r8!, {r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - blx 5b237e <__read_chk@plt+0x54cfaa> │ │ │ │ + blx ff7b237c <__read_chk@plt+0xff74cfa8> │ │ │ │ andcs r4, r5, #1196032 @ 0x124000 │ │ │ │ ldrbtmi r9, [r9], #-20 @ 0xffffffec │ │ │ │ movwcs r4, #5664 @ 0x1620 │ │ │ │ @ instruction: 0xf7ee9315 │ │ │ │ stmdbmi r6, {r1, r3, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andsls r2, r6, r5, lsl #4 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ cdp 7, 2, cr15, cr2, cr14, {7} │ │ │ │ @ instruction: 0x46309018 │ │ │ │ andcs r2, r0, #0, 6 │ │ │ │ @ instruction: 0x2326e9cd │ │ │ │ - ldc2 0, cr15, [ip], {99} @ 0x63 │ │ │ │ + stc2l 0, cr15, [r4], #-396 @ 0xfffffe74 │ │ │ │ @ instruction: 0xf14c4628 │ │ │ │ - @ instruction: 0xf899fda5 │ │ │ │ + @ instruction: 0xf899fd6d │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8890320 │ │ │ │ str r3, [sp, #-244]! @ 0xffffff0c │ │ │ │ andcs r4, r5, #59392 @ 0xe800 │ │ │ │ stmdals r6, {r1, r3, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0xf85b4479 │ │ │ │ ldmdavs ip, {r0, r1, ip, sp} │ │ │ │ @@ -17085,56 +17085,56 @@ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ usat sl, #11, r1, lsl #26 │ │ │ │ ldrbtmi r4, [r9], #-2349 @ 0xfffff6d3 │ │ │ │ @ instruction: 0xf7ee2205 │ │ │ │ andcs lr, sl, #15232 @ 0x3b80 │ │ │ │ tstcs r7, r3, lsl #12 │ │ │ │ @ instruction: 0xf08d2005 │ │ │ │ - ldrb pc, [r0], pc, asr #25 @ │ │ │ │ + @ instruction: 0xe6d0fc97 │ │ │ │ stcl 7, cr15, [ip, #-952]! @ 0xfffffc48 │ │ │ │ ldrsbteq r8, [sl], -r8 │ │ │ │ eorseq r8, sl, r8, asr #31 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r8, sl, r4, lsl #31 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - andseq r6, sp, r8, lsl #27 │ │ │ │ - ldrshteq r5, [r3], -r4 │ │ │ │ - @ instruction: 0x001d6ada │ │ │ │ - andseq r3, pc, ip, lsl #24 │ │ │ │ + andseq r6, sp, r0, ror #24 │ │ │ │ + eorseq r5, r3, r8, lsl #29 │ │ │ │ + @ instruction: 0x001d69b2 │ │ │ │ + @ instruction: 0x001f3ab0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, asr #30 │ │ │ │ - andseq r6, sp, r0, lsr ip │ │ │ │ - andseq r6, sp, r0, asr #19 │ │ │ │ - @ instruction: 0x001f3af2 │ │ │ │ - @ instruction: 0x001d69f4 │ │ │ │ - andseq r6, sp, sl, lsl sl │ │ │ │ - andseq r6, sp, r0, asr #20 │ │ │ │ - andseq r6, sp, r6, ror #20 │ │ │ │ - andseq r6, sp, r8, ror sl │ │ │ │ - mulseq sp, r6, fp │ │ │ │ - @ instruction: 0x001d6bb4 │ │ │ │ - @ instruction: 0x001d6ab8 │ │ │ │ - andseq r6, sp, r6, asr #21 │ │ │ │ - andseq r6, sp, r6, asr #22 │ │ │ │ - eorseq r5, r3, ip, asr #25 │ │ │ │ - andseq r6, sp, r4, lsl #16 │ │ │ │ - andseq r6, sp, r6, asr r5 │ │ │ │ - andseq r6, sp, sl, ror #14 │ │ │ │ - andseq r6, sp, ip, ror #14 │ │ │ │ - mulseq sp, r6, r7 │ │ │ │ - andseq r6, sp, r0, asr #15 │ │ │ │ - andseq r6, sp, sl, ror #15 │ │ │ │ - andseq r6, sp, r0, lsl #16 │ │ │ │ - andseq r6, sp, sl, lsr #16 │ │ │ │ - andseq r6, sp, r4, asr r8 │ │ │ │ - andseq r6, sp, sl, asr #16 │ │ │ │ - andseq r6, sp, r8, asr r8 │ │ │ │ + andseq r6, sp, r8, lsl #22 │ │ │ │ + mulseq sp, r8, r8 │ │ │ │ + mulseq pc, r6, r9 @ │ │ │ │ + andseq r6, sp, ip, asr #17 │ │ │ │ + @ instruction: 0x001d68f2 │ │ │ │ + andseq r6, sp, r8, lsl r9 │ │ │ │ + andseq r6, sp, lr, lsr r9 │ │ │ │ + andseq r6, sp, r0, asr r9 │ │ │ │ + andseq r6, sp, lr, ror #20 │ │ │ │ + andseq r6, sp, ip, lsl #21 │ │ │ │ + mulseq sp, r0, r9 │ │ │ │ + mulseq sp, lr, r9 │ │ │ │ + andseq r6, sp, lr, lsl sl │ │ │ │ + eorseq r5, r3, r0, ror #22 │ │ │ │ + @ instruction: 0x001d66dc │ │ │ │ + andseq r6, sp, lr, lsr #8 │ │ │ │ + andseq r6, sp, r2, asr #12 │ │ │ │ + andseq r6, sp, r4, asr #12 │ │ │ │ + andseq r6, sp, lr, ror #12 │ │ │ │ + mulseq sp, r8, r6 │ │ │ │ + andseq r6, sp, r2, asr #13 │ │ │ │ + @ instruction: 0x001d66d8 │ │ │ │ + andseq r6, sp, r2, lsl #14 │ │ │ │ + andseq r6, sp, ip, lsr #14 │ │ │ │ + andseq r6, sp, r2, lsr #14 │ │ │ │ + andseq r6, sp, r0, lsr r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq r6, sp, r4, lsl r9 │ │ │ │ - @ instruction: 0x001d63f2 │ │ │ │ + andseq r6, sp, ip, ror #15 │ │ │ │ + andseq r6, sp, sl, asr #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febcd18c <__read_chk@plt+0xfeb67db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 12f9cf4 <__read_chk@plt+0x1294920> │ │ │ │ blmi 1322230 <__read_chk@plt+0x12bce5c> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -17145,15 +17145,15 @@ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 9d0020 <__read_chk@plt+0x96ac4c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle sl, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-152]! @ 0xffffff68 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf14c2001 │ │ │ │ - @ instruction: 0x4604fdfb │ │ │ │ + strmi pc, [r4], -r3, asr #27 │ │ │ │ stmdacs r0, {r0, ip, pc} │ │ │ │ ldmdbmi ip!, {r0, r1, r5, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2470 @ 0xfffff65a │ │ │ │ stcl 7, cr15, [r4, #-952]! @ 0xfffffc48 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r1], {176} @ 0xb0 │ │ │ │ @@ -17178,52 +17178,52 @@ │ │ │ │ stmibvs r6!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldc 7, cr15, [r8, #-952]! @ 0xfffffc48 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldrmi sl, [r0, r2, lsl #24]! │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7ee4620 │ │ │ │ stmdals r1, {r1, r2, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - blx 432588 <__read_chk@plt+0x3cd1b4> │ │ │ │ + @ instruction: 0xf9d6f14d │ │ │ │ movwcs r4, #6433 @ 0x1921 │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r0, [r9], #-770 @ 0xfffffcfe │ │ │ │ @ instruction: 0xf7ee2000 │ │ │ │ ldmdbmi lr, {r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ andls r2, r4, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ ldc 7, cr15, [ip, #-952] @ 0xfffffc48 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ andcs r2, r0, #0, 6 │ │ │ │ stmib sp, {r1, r2, r8, ip, pc}^ │ │ │ │ @ instruction: 0xf0632314 │ │ │ │ - stmdage r1, {r0, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [lr], {76} @ 0x4c │ │ │ │ + stmdage r1, {r0, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stc2l 1, cr15, [r6], #-304 @ 0xfffffed0 │ │ │ │ subpl pc, r0, r5, lsl #10 │ │ │ │ smlalscc pc, r4, r0, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r0, lsl #17 │ │ │ │ ldmdbmi r1, {r1, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ stc 7, cr15, [r2, #-952] @ 0xfffffc48 │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r5, r7, lsl #2 │ │ │ │ - blx ff9b22ea <__read_chk@plt+0xff94cf16> │ │ │ │ + blx febb22ea <__read_chk@plt+0xfeb4cf16> │ │ │ │ @ instruction: 0xf7eee77a │ │ │ │ svclt 0x0000ec82 │ │ │ │ eorseq r8, sl, sl, ror #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrsbteq r8, [sl], -r4 │ │ │ │ - andseq r6, sp, r6, ror #15 │ │ │ │ - andseq r6, sp, lr, lsl r8 │ │ │ │ - andseq r6, sp, ip, asr #16 │ │ │ │ - andseq r6, sp, sl, ror r8 │ │ │ │ - andseq r6, sp, r4, lsr #17 │ │ │ │ - mulseq sp, r6, r8 │ │ │ │ - andseq r6, sp, r0, lsr #17 │ │ │ │ - andseq r6, sp, sl, lsl r2 │ │ │ │ + @ instruction: 0x001d66be │ │ │ │ + @ instruction: 0x001d66f6 │ │ │ │ + andseq r6, sp, r4, lsr #14 │ │ │ │ + andseq r6, sp, r2, asr r7 │ │ │ │ + andseq r6, sp, ip, ror r7 │ │ │ │ + andseq r6, sp, lr, ror #14 │ │ │ │ + andseq r6, sp, r8, ror r7 │ │ │ │ + ldrsheq r6, [sp], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, -ip, asr #17]! │ │ │ │ ldrbcs pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ ldceq 6, cr15, [r4, #692]! @ 0x2b4 │ │ │ │ strbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @@ -17243,15 +17243,15 @@ │ │ │ │ @ instruction: 0xf8c82001 │ │ │ │ @ instruction: 0xf8592000 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - stc2 1, cr15, [r4, #-452] @ 0xfffffe3c │ │ │ │ + ldc2l 1, cr15, [r4], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xf8964621 │ │ │ │ vqadd.s8 , , q10 │ │ │ │ strtmi r4, [r0], -ip, lsr #9 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ svc 0x009cf7ee │ │ │ │ @@ -17283,22 +17283,22 @@ │ │ │ │ @ instruction: 0xf8d69010 │ │ │ │ vst1.32 {d17-d20}, [pc], r0 │ │ │ │ andcs r6, r0, #128, 6 │ │ │ │ stmiavs r9, {r5, r9, sl, lr}^ │ │ │ │ stmdapl r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ strls fp, [r0, -r4] │ │ │ │ - blx d327b6 <__read_chk@plt+0xccd3e2> │ │ │ │ + blx fe9327b4 <__read_chk@plt+0xfe8cd3e0> │ │ │ │ strtmi r4, [r0], -r1, lsl #13 │ │ │ │ - ldc2 1, cr15, [r8], {84} @ 0x54 │ │ │ │ + stc2l 1, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stmdavc r3!, {r3, r4, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ andcs r8, r0, r3, lsl #1 │ │ │ │ - mcrr2 1, 0, pc, ip, cr9 @ │ │ │ │ + ldc2 1, cr15, [r4], {9} │ │ │ │ ldrbtcs pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsr #17 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andshi pc, fp, #64 @ 0x40 │ │ │ │ @@ -17326,17 +17326,17 @@ │ │ │ │ @ instruction: 0xf8d6a010 │ │ │ │ vst1.32 {d17-d20}, [pc], r0 │ │ │ │ andcs r6, r0, #128, 6 │ │ │ │ stmiavs r9, {r5, r9, sl, lr}^ │ │ │ │ stmdapl r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ strls fp, [r0, -r4] │ │ │ │ - blx ff7b2860 <__read_chk@plt+0xff74d48c> │ │ │ │ + blx 13b2860 <__read_chk@plt+0x134d48c> │ │ │ │ strtmi r4, [r0], -r2, lsl #13 │ │ │ │ - mcrr2 1, 5, pc, r2, cr4 @ │ │ │ │ + stc2 1, cr15, [sl], {84} @ 0x54 │ │ │ │ svceq 0x0003f1ba │ │ │ │ @ instruction: 0xf1bad029 │ │ │ │ adcle r0, sl, r1, lsl #30 │ │ │ │ svceq 0x0000f1ba │ │ │ │ stmdavc r3!, {r0, r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ rscle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf8dd4620 │ │ │ │ @@ -17366,30 +17366,30 @@ │ │ │ │ mlascc r0, r5, r8, pc @ │ │ │ │ @ instruction: 0xf0439805 │ │ │ │ @ instruction: 0xf8850302 │ │ │ │ mrcvc 0, 0, r3, cr3, cr0, {1} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ andcs r7, r0, #19922944 @ 0x1300000 │ │ │ │ @ instruction: 0xf0d54611 │ │ │ │ - @ instruction: 0xf8d6fb85 │ │ │ │ + @ instruction: 0xf8d6fb4d │ │ │ │ @ instruction: 0x462125d4 │ │ │ │ mlascc r0, r2, r8, pc @ │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ eorscc pc, r0, r2, lsl #17 │ │ │ │ adcscc pc, r8, #14024704 @ 0xd60000 │ │ │ │ ldmdavs r8, {r1, r4, r6, r9, sl, lr}^ │ │ │ │ - ldc2l 0, cr15, [r2, #864]! @ 0x360 │ │ │ │ + ldc2 0, cr15, [sl, #864]! @ 0x360 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ cmpphi pc, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ adcscc pc, r8, #14024704 @ 0xd60000 │ │ │ │ blcs d03dc <__read_chk@plt+0x6b008> │ │ │ │ svcge 0x0050f43f │ │ │ │ strmi sl, [r1], -r8, lsl #30 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - stc2 1, cr15, [r2], #-304 @ 0xfffffed0 │ │ │ │ + blx ffb328b2 <__read_chk@plt+0xffacd4de> │ │ │ │ eorsvs r4, r8, r0, lsl #13 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r3, {r1, r2, r4, r6, r8, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0x9018f8d8 │ │ │ │ @ instruction: 0xf7ee4479 │ │ │ │ strmi lr, [r1], -sl, lsl #23 │ │ │ │ @@ -17516,27 +17516,27 @@ │ │ │ │ @ instruction: 0xf7ee8018 │ │ │ │ @ instruction: 0x4601ea96 │ │ │ │ stcge 6, cr4, [r9], {32} │ │ │ │ addcs r4, r8, #192, 14 @ 0x3000000 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ svc 0x0052f7ed │ │ │ │ @ instruction: 0xf14c6838 │ │ │ │ - ldmdbmi r4, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r4, {r0, r1, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ eorvs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ rsbvs r2, r3, r1, lsl #6 │ │ │ │ b fe0b4564 <__read_chk@plt+0xfe04f190> │ │ │ │ andcs r4, r5, #80, 18 @ 0x140000 │ │ │ │ ldrbtmi r6, [r9], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ @ instruction: 0x6120ea7a │ │ │ │ strtvs r4, [r5], #1568 @ 0x620 │ │ │ │ @ instruction: 0xf06364e5 │ │ │ │ - @ instruction: 0x4638f8f5 │ │ │ │ - @ instruction: 0xf9fef14c │ │ │ │ + @ instruction: 0x4638f8bd │ │ │ │ + @ instruction: 0xf9c6f14c │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf8d6e61c │ │ │ │ blvs ff7c3d30 <__read_chk@plt+0xff75e95c> │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavc fp!, {r0, r2, r4, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @@ -17548,71 +17548,71 @@ │ │ │ │ movwcs sp, #39 @ 0x27 │ │ │ │ mvnscc pc, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xf8dae5c4 │ │ │ │ blcs 8260c <__read_chk@plt+0x1d238> │ │ │ │ mcrge 4, 0, pc, cr2, cr15, {1} @ │ │ │ │ tstcs r7, sl, lsl #4 │ │ │ │ @ instruction: 0xf08d2005 │ │ │ │ - @ instruction: 0x4650f931 │ │ │ │ - blx 3b2bee <__read_chk@plt+0x34d81a> │ │ │ │ + @ instruction: 0x4650f8f9 │ │ │ │ + blx 1fb2bec <__read_chk@plt+0x1f4d818> │ │ │ │ blvs ffaafe04 <__read_chk@plt+0xffa4aa30> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf18cae7b │ │ │ │ - strtvs pc, [r8], #-3659 @ 0xfffff1b5 │ │ │ │ + strtvs pc, [r8], #-3515 @ 0xfffff245 │ │ │ │ ldrbpl pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ stmdbmi pc!, {r2, r4, r5, r6, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ b e345f8 <__read_chk@plt+0xdcf224> │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r5, r7, lsl #2 │ │ │ │ - @ instruction: 0xf918f08d │ │ │ │ + @ instruction: 0xf8e0f08d │ │ │ │ blmi b2fdd8 <__read_chk@plt+0xacaa04> │ │ │ │ orrvs pc, r0, r1, asr #11 │ │ │ │ strls r2, [r1, #-513] @ 0xfffffdff │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldc 7, cr15, [r8], #-952 @ 0xfffffc48 │ │ │ │ @ instruction: 0xf7eee7cb │ │ │ │ svclt 0x0000e9aa │ │ │ │ eorseq r8, sl, ip, ror r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r8, sl, r0, ror r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001d67d0 │ │ │ │ - andseq r6, sp, r2, asr #15 │ │ │ │ - andseq r6, sp, r0, asr #15 │ │ │ │ + andseq r6, sp, r8, lsr #13 │ │ │ │ + mulseq sp, sl, r6 │ │ │ │ + mulseq sp, r8, r6 │ │ │ │ eorseq r8, sl, r8, ror #12 │ │ │ │ andeq r1, r0, r4, asr #4 │ │ │ │ - @ instruction: 0x001d66ba │ │ │ │ + mulseq sp, r2, r5 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - andseq r6, sp, r8, lsl #12 │ │ │ │ - andseq r6, sp, r6, lsr #12 │ │ │ │ - andseq r6, sp, r4, asr #12 │ │ │ │ - eorseq r3, r3, r6, lsl #20 │ │ │ │ - andseq r6, sp, r4, lsr #12 │ │ │ │ - andseq r6, sp, sl, asr #12 │ │ │ │ + andseq r6, sp, r0, ror #9 │ │ │ │ + @ instruction: 0x001d64fe │ │ │ │ + andseq r6, sp, ip, lsl r5 │ │ │ │ + mlaseq r3, sl, r8, r3 │ │ │ │ + @ instruction: 0x001d64fc │ │ │ │ + andseq r6, sp, r2, lsr #10 │ │ │ │ + andseq r6, sp, r4, asr r5 │ │ │ │ + andseq r6, sp, r6, ror r5 │ │ │ │ + mulseq pc, r8, r7 @ │ │ │ │ + andseq r6, sp, r2, ror #10 │ │ │ │ + mulseq sp, r0, r5 │ │ │ │ + @ instruction: 0x001d65ba │ │ │ │ + andseq r6, sp, ip, ror #11 │ │ │ │ + andseq r6, sp, r6, lsl r6 │ │ │ │ + andseq r6, sp, r8, asr #12 │ │ │ │ + andseq r6, sp, r6, ror r6 │ │ │ │ + andseq r6, sp, ip, lsl #13 │ │ │ │ andseq r6, sp, ip, ror r6 │ │ │ │ - mulseq sp, lr, r6 │ │ │ │ - @ instruction: 0x001f88f4 │ │ │ │ - andseq r6, sp, sl, lsl #13 │ │ │ │ - @ instruction: 0x001d66b8 │ │ │ │ - andseq r6, sp, r2, ror #13 │ │ │ │ - andseq r6, sp, r4, lsl r7 │ │ │ │ - andseq r6, sp, lr, lsr r7 │ │ │ │ - andseq r6, sp, r0, ror r7 │ │ │ │ - mulseq sp, lr, r7 │ │ │ │ - @ instruction: 0x001d67b4 │ │ │ │ - andseq r6, sp, r4, lsr #15 │ │ │ │ - @ instruction: 0x001d67d8 │ │ │ │ - @ instruction: 0x001d67d8 │ │ │ │ - andseq r6, sp, ip, lsl #16 │ │ │ │ - andseq r6, sp, r4, lsr r8 │ │ │ │ - andseq r6, sp, lr, lsr r8 │ │ │ │ - andseq r5, sp, r2, lsl #25 │ │ │ │ - andseq r6, sp, r4, lsl #6 │ │ │ │ + @ instruction: 0x001d66b0 │ │ │ │ + @ instruction: 0x001d66b0 │ │ │ │ + andseq r6, sp, r4, ror #13 │ │ │ │ + andseq r6, sp, ip, lsl #14 │ │ │ │ + andseq r6, sp, r6, lsl r7 │ │ │ │ + andseq r5, sp, sl, asr fp │ │ │ │ + @ instruction: 0x001d61dc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq ff2b4a3c <__read_chk@plt+0xff24f668> │ │ │ │ @ instruction: 0xf2ad4adb │ │ │ │ blmi ff749b64 <__read_chk@plt+0xff6e4790> │ │ │ │ ldclmi 4, cr4, [fp, #488] @ 0x1e8 │ │ │ │ @@ -17623,29 +17623,29 @@ │ │ │ │ sbcshi pc, r3, r0, asr #32 │ │ │ │ strbpl pc, [r0], -r0, lsl #10 @ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ adcscc pc, r8, #14024704 @ 0xd60000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibmi r2, {r1, r2, r6, r8, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - stc2 1, cr15, [r4], #-432 @ 0xfffffe50 │ │ │ │ + blx fe5b2cfa <__read_chk@plt+0xfe54d926> │ │ │ │ adcscc pc, r8, #14024704 @ 0xd60000 │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf04fd069 │ │ │ │ @ instruction: 0xf10d0800 │ │ │ │ strbmi r0, [r5], -ip, lsl #18 │ │ │ │ @ instruction: 0xf0f768e0 │ │ │ │ - strmi pc, [r2], r9, lsl #30 │ │ │ │ + pkhtbmi pc, r2, r1, asr #29 @ │ │ │ │ @ instruction: 0xf8dfb168 │ │ │ │ vst2.8 {d27-d30}, [pc :128], r0 │ │ │ │ strmi r6, [r1], -r0, lsl #7 │ │ │ │ ldrbtmi r4, [fp], #1608 @ 0x648 │ │ │ │ @ instruction: 0xf0dd465a │ │ │ │ - stmdavc r3, {r0, r1, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavc r3, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b7b │ │ │ │ @ instruction: 0xf8d680f0 │ │ │ │ andcs r3, r0, #212, 10 @ 0x35000000 │ │ │ │ andcs pc, r0, r9, lsl #17 │ │ │ │ ldrdeq pc, [ip], #131 @ 0x83 @ │ │ │ │ stmdavc r3, {r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b7b │ │ │ │ @@ -17681,15 +17681,15 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ teqphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldcmi 2, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r4, [r0], -r9, asr #12 │ │ │ │ stc2l 7, cr15, [r0], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xf0cee7ea │ │ │ │ - blmi fe6f5bdc <__read_chk@plt+0xfe690808> │ │ │ │ + blmi fe6f5afc <__read_chk@plt+0xfe690728> │ │ │ │ ldmvs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmdavs fp, {r3, r8, pc} │ │ │ │ orrvc pc, r8, pc, asr #8 │ │ │ │ beq b2980 <__read_chk@plt+0x4d5ac> │ │ │ │ andcc pc, r2, #1024 @ 0x400 │ │ │ │ ldmdavs r9, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ @@ -17718,15 +17718,15 @@ │ │ │ │ svceq 0x0001f1b8 │ │ │ │ sbchi pc, ip, r0 │ │ │ │ stmiapl fp!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ rsbscs r2, r8, #0, 10 │ │ │ │ cmncs r9, r0, lsl #10 │ │ │ │ @ instruction: 0xf8894648 │ │ │ │ @ instruction: 0xf06953ff │ │ │ │ - ldmdacs r9!, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r9!, {r0, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bl fef2aebc <__read_chk@plt+0xfeec5ae8> │ │ │ │ ldrbmi r0, [r7], -r5, lsl #10 │ │ │ │ strcs fp, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ ldmdbmi r3!, {r1, r2, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ee4479 │ │ │ │ ldmdbmi r1!, {r3, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ @@ -17736,21 +17736,21 @@ │ │ │ │ subsmi r2, r1, ip, lsl #8 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ sbchi pc, r0, r0, asr #32 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ vhadd.s8 d2, d13, d4 │ │ │ │ pop {r2, r4, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf08c4ff0 │ │ │ │ - stmdavc r3, {r0, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ + stmdavc r3, {r0, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ svclt 0x00082b7b │ │ │ │ beq f2d14 <__read_chk@plt+0x8d940> │ │ │ │ svcge 0x0046f47f │ │ │ │ strmi lr, [r2], r0 │ │ │ │ @ instruction: 0xf154217d │ │ │ │ - stmdacs r0, {r0, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x003ef43f │ │ │ │ bleq 3317ac <__read_chk@plt+0x2cc3d8> │ │ │ │ tstpeq r1, sl, lsl #2 @ p-variant is OBSOLETE │ │ │ │ bcc 33234 │ │ │ │ svclt 0x002845da │ │ │ │ cmncs fp, #228589568 @ 0xda00000 │ │ │ │ @ instruction: 0xf8894652 │ │ │ │ @@ -17762,45 +17762,45 @@ │ │ │ │ ldrmi fp, [r8], -r8, lsr #30 │ │ │ │ @ instruction: 0xf809237d │ │ │ │ movwcs r3, #10 │ │ │ │ andcc pc, r0, r9, lsl #16 │ │ │ │ vst1.8 {d30}, [pc :64], lr │ │ │ │ ldrbmi r6, [sl], -r0, lsl #7 │ │ │ │ @ instruction: 0x46484651 │ │ │ │ - @ instruction: 0xffb8f0dc │ │ │ │ + @ instruction: 0xff80f0dc │ │ │ │ blcs 94a84 <__read_chk@plt+0x2f6b0> │ │ │ │ svcge 0x0005f43f │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4651465a │ │ │ │ @ instruction: 0xf0dc4648 │ │ │ │ - stmdavc r3, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavc r3, {r0, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b7d │ │ │ │ @ instruction: 0x4651aefa │ │ │ │ vst1.16 {d20-d22}, [pc :64], sl │ │ │ │ strbmi r6, [r8], -r0, lsl #7 │ │ │ │ - @ instruction: 0xffa2f0dc │ │ │ │ + @ instruction: 0xff6af0dc │ │ │ │ andcc r2, r2, sp, ror r1 │ │ │ │ stc 7, cr15, [r6], #952 @ 0x3b8 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ cmncs sp, ip, ror #29 │ │ │ │ @ instruction: 0xf1544648 │ │ │ │ - stmdacs r0, {r0, r1, r2, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr4, cr15, {1} │ │ │ │ subvc r2, r3, r0, lsl #6 │ │ │ │ strdcs lr, [r0], -r0 │ │ │ │ - @ instruction: 0xf872f109 │ │ │ │ + @ instruction: 0xf83af109 │ │ │ │ ldmdami r7!, {r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf00a4478 │ │ │ │ - ldrt pc, [r4], r9, ror #31 @ │ │ │ │ + ldrt pc, [r4], pc, lsr #31 @ │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ @ instruction: 0xf7ee4479 │ │ │ │ andcs lr, r5, #104, 16 @ 0x680000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf08c2004 │ │ │ │ - str pc, [r9, -r9, asr #30] │ │ │ │ + smuad r9, r1, pc @ │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xf10d4650 │ │ │ │ ldrbtmi r0, [r9], #-2316 @ 0xfffff6f4 │ │ │ │ ldmda r8, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ @@ -17832,29 +17832,29 @@ │ │ │ │ ldrmi r4, [r9], -r2, asr #12 │ │ │ │ @ instruction: 0xf7ee4648 │ │ │ │ @ instruction: 0xe7ceea30 │ │ │ │ svc 0x00a0f7ed │ │ │ │ eorseq r8, sl, r0, ror r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r8, sl, ip, ror #2 │ │ │ │ - andseq r6, sp, lr, lsl r7 │ │ │ │ - eorseq r5, r3, sl, asr #3 │ │ │ │ + @ instruction: 0x001d65f6 │ │ │ │ + eorseq r5, r3, lr, asr r0 │ │ │ │ eorseq r8, sl, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r6, sp, r2, lsr r6 │ │ │ │ + andseq r6, sp, sl, lsl #10 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - andseq r6, sp, ip, lsr #10 │ │ │ │ + andseq r6, sp, r4, lsl #8 │ │ │ │ eorseq r7, sl, r0, lsr #31 │ │ │ │ - andseq r6, sp, ip, ror #8 │ │ │ │ - andseq r6, sp, ip, asr #10 │ │ │ │ - @ instruction: 0x001d64fa │ │ │ │ + andseq r6, sp, r4, asr #6 │ │ │ │ + andseq r6, sp, r4, lsr #8 │ │ │ │ + @ instruction: 0x001d63d2 │ │ │ │ @ instruction: 0x00000db4 │ │ │ │ - andseq r6, sp, lr, asr #8 │ │ │ │ + andseq r6, sp, r6, lsr #6 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - mulseq sp, r0, r4 │ │ │ │ + andseq r6, sp, r8, ror #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bleq eb4e04 <__read_chk@plt+0xe4fa30> │ │ │ │ bpl 5b4e54 <__read_chk@plt+0x54fa80> │ │ │ │ stcmi 2, cr15, [r4, #692]! @ 0x2b4 │ │ │ │ bmi 4b4e5c <__read_chk@plt+0x44fa88> │ │ │ │ @@ -17867,27 +17867,27 @@ │ │ │ │ ldmpl fp!, {r0, r3, r9, ip, pc}^ │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, sp, r3, r9 @ │ │ │ │ ldrbpl pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ vmlsl.s8 q9, d0, d0 │ │ │ │ strmi r8, [r9], lr, asr #8 │ │ │ │ - ldc2l 0, cr15, [lr], {198} @ 0xc6 │ │ │ │ + stc2 0, cr15, [r6], #792 @ 0x318 │ │ │ │ stmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strvc pc, [r8], pc, asr #8 │ │ │ │ blx 88336 <__read_chk@plt+0x22f62> │ │ │ │ ldmpl fp!, {r1, r2, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d3930a │ │ │ │ bl 296b30 <__read_chk@plt+0x23175c> │ │ │ │ @ instruction: 0xf8db0b06 │ │ │ │ bcs 7eb68 <__read_chk@plt+0x19794> │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ stmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - blx 9b30f8 <__read_chk@plt+0x94dd24> │ │ │ │ + @ instruction: 0xf994f16c │ │ │ │ andeq pc, r6, r8, asr r8 @ │ │ │ │ @ instruction: 0xf000232c │ │ │ │ cps #1 │ │ │ │ andls r0, r7, #-1342177274 @ 0xb0000006 │ │ │ │ strpl pc, [r2, #-2819] @ 0xfffff4fd │ │ │ │ @ instruction: 0xf013792b │ │ │ │ @ instruction: 0xf0400340 │ │ │ │ @@ -17906,27 +17906,27 @@ │ │ │ │ andcs r1, r5, #112, 18 @ 0x1c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ svc 0x0086f7ed │ │ │ │ stmdbcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ cmncs lr, r0, lsl #4 │ │ │ │ andls r5, r0, #16449536 @ 0xfb0000 │ │ │ │ movwls r2, #45688 @ 0xb278 │ │ │ │ - blx 6b2d58 <__read_chk@plt+0x64d984> │ │ │ │ + @ instruction: 0xf9e0f069 │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ blls 297904 <__read_chk@plt+0x232530> │ │ │ │ @ instruction: 0xf04f2b01 │ │ │ │ movwls r0, #45824 @ 0xb300 │ │ │ │ addhi pc, ip, r0 │ │ │ │ bleq 13b3000 <__read_chk@plt+0x134dc2c> │ │ │ │ @ instruction: 0xf1732008 │ │ │ │ - strmi pc, [r4], -fp, lsr #19 │ │ │ │ + @ instruction: 0x4604f91b │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ ldmdbeq r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf18c4478 │ │ │ │ - @ instruction: 0xf8dbfb71 │ │ │ │ + @ instruction: 0xf8dbfae1 │ │ │ │ movwcs r7, #0 │ │ │ │ rsbsvs r6, fp, r0, lsr #32 │ │ │ │ bvs b2ed2c <__read_chk@plt+0xac9958> │ │ │ │ ldmdavs r3, {r1, r4, r6, r8, ip, sp, pc} │ │ │ │ tstcs r0, r3, asr #2 │ │ │ │ svccc 0x0004f852 │ │ │ │ blcs 83004 <__read_chk@plt+0x1dc30> │ │ │ │ @@ -17936,15 +17936,15 @@ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ @ instruction: 0xf8dfef4c │ │ │ │ andcs r3, r0, #252, 16 @ 0xfc0000 │ │ │ │ ldmpl fp!, {r1, r2, r3, r5, r6, r8, sp}^ │ │ │ │ rsbscs r9, r8, #0, 4 │ │ │ │ @ instruction: 0xf0699308 │ │ │ │ - ldmdacs r8!, {r0, r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r8!, {r0, r2, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ mvnshi pc, r0 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ stmdacs lr!, {r0, r1, r3, r5, r8, pc}^ │ │ │ │ mvnshi pc, r0 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ blcs c5848 <__read_chk@plt+0x60474> │ │ │ │ eorhi pc, r8, #64, 4 │ │ │ │ @@ -17952,35 +17952,35 @@ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ @ instruction: 0xf8dfef2c │ │ │ │ andcs r3, r0, #176, 16 @ 0xb00000 │ │ │ │ ldmpl fp!, {r1, r2, r3, r5, r6, r8, sp}^ │ │ │ │ rsbscs r9, r8, #0, 4 │ │ │ │ @ instruction: 0xf0699308 │ │ │ │ - ldmdacs r9!, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r9!, {r0, r2, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ rscshi pc, r7, #64 @ 0x40 │ │ │ │ movwls r2, #45824 @ 0xb300 │ │ │ │ stmiacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bleq 13b30b0 <__read_chk@plt+0x134dcdc> │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ @ instruction: 0xf08c2700 │ │ │ │ - @ instruction: 0xf8cbfdf9 │ │ │ │ + @ instruction: 0xf8cbfdc1 │ │ │ │ stmdals r7, {ip, sp, lr} │ │ │ │ movwcs r4, #1593 @ 0x639 │ │ │ │ @ instruction: 0xf0d82201 │ │ │ │ - strmi pc, [r4], -r1, asr #20 │ │ │ │ + strmi pc, [r4], -r9, lsl #20 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x46288374 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ - @ instruction: 0xf918f0d3 │ │ │ │ + @ instruction: 0xf8e0f0d3 │ │ │ │ blcs 9d8dc <__read_chk@plt+0x38508> │ │ │ │ orrshi pc, r7, r0, asr #32 │ │ │ │ @ instruction: 0xf1074658 │ │ │ │ - @ instruction: 0xf8dffa05 │ │ │ │ + @ instruction: 0xf8dff9cd │ │ │ │ @ instruction: 0xf8df2864 │ │ │ │ ldrbtmi r3, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [ip], #2269 @ 0x8dd │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462083d0 │ │ │ │ @@ -18002,15 +18002,15 @@ │ │ │ │ @ instruction: 0x460fdd35 │ │ │ │ beq 1b33a8 <__read_chk@plt+0x14dfd4> │ │ │ │ @ instruction: 0xf04f9508 │ │ │ │ ldrtmi r0, [sp], -r0, lsl #18 │ │ │ │ @ instruction: 0x46564637 │ │ │ │ movwls r4, #42634 @ 0xa68a │ │ │ │ svceq 0x0004f856 │ │ │ │ - blx ff2b3364 <__read_chk@plt+0xff24df90> │ │ │ │ + blx eb3364 <__read_chk@plt+0xe4df90> │ │ │ │ eoreq pc, r9, r5, asr #16 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdpl pc, [r0], -fp │ │ │ │ ldclle 5, cr4, [r3], #304 @ 0x130 │ │ │ │ blls 308640 <__read_chk@plt+0x2a326c> │ │ │ │ stcls 6, cr4, [r8, #-188] @ 0xffffff44 │ │ │ │ bl 248694 <__read_chk@plt+0x1e32c0> │ │ │ │ @@ -18018,15 +18018,15 @@ │ │ │ │ b 146e1ac <__read_chk@plt+0x1408dd8> │ │ │ │ strls r0, [r8, #-2436] @ 0xfffff67c │ │ │ │ beq 2f196c <__read_chk@plt+0x28c598> │ │ │ │ strmi r4, [r9], sp, asr #12 │ │ │ │ adceq lr, r5, r0 │ │ │ │ svceq 0x0004f85a │ │ │ │ @ instruction: 0xf18c3401 │ │ │ │ - strmi pc, [r1, #2729]! @ 0xaa9 │ │ │ │ + strmi pc, [r1, #2585]! @ 0xa19 │ │ │ │ @ instruction: 0xf8db5178 │ │ │ │ mvnsle r7, r0 │ │ │ │ bl 25e1a0 <__read_chk@plt+0x1f8dcc> │ │ │ │ movwcs r0, #649 @ 0x289 │ │ │ │ usada8 r2, r3, r0, r6 │ │ │ │ @ instruction: 0x2798f8df │ │ │ │ @ instruction: 0xe6d5447a │ │ │ │ @@ -18043,24 +18043,24 @@ │ │ │ │ andcs r1, r5, #112, 14 @ 0x1c00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 7, cr15, cr4, cr13, {7} │ │ │ │ @ instruction: 0x3764f8df │ │ │ │ cmncs lr, r0, lsl #4 │ │ │ │ andls r5, r0, #16449536 @ 0xfb0000 │ │ │ │ movwls r2, #33400 @ 0x8278 │ │ │ │ - @ instruction: 0xf906f069 │ │ │ │ + @ instruction: 0xf8cef069 │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ @ instruction: 0xf10d8240 │ │ │ │ strcs r0, [r0, -ip, asr #22] │ │ │ │ andvc pc, r0, fp, asr #17 │ │ │ │ mcrrne 7, 5, lr, r8, cr1 │ │ │ │ bleq 13b3224 <__read_chk@plt+0x134de50> │ │ │ │ addeq r9, r0, sl, lsl #6 │ │ │ │ @ instruction: 0xf1739108 │ │ │ │ - stccs 8, cr15, [r0], {151} @ 0x97 │ │ │ │ + stccs 8, cr15, [r0], {7} │ │ │ │ strmi r9, [r7], -r8, lsl #18 │ │ │ │ svclt 0x00dc9b0a │ │ │ │ strcs r4, [r0], #-1538 @ 0xfffff9fe │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ str sp, [r0, r4, lsl #25]! │ │ │ │ @ instruction: 0x171cf8df │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @@ -18084,15 +18084,15 @@ │ │ │ │ andcs r2, r0, #-1073741794 @ 0xc000001e │ │ │ │ @ instruction: 0xf8df9202 │ │ │ │ @ instruction: 0x465026d8 │ │ │ │ @ instruction: 0x464958fb │ │ │ │ ldrbtmi r9, [sl], #-769 @ 0xfffffcff │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf0682369 │ │ │ │ - ldmdacs r2!, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r2!, {r0, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ mcrge 4, 4, pc, cr1, cr15, {1} @ │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ stmdacs r9!, {r1, r2, r3, r5, r9, pc}^ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr8, cr15, {3} │ │ │ │ movwls r2, #33539 @ 0x8303 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ blcs c5a9c <__read_chk@plt+0x606c8> │ │ │ │ @@ -18104,73 +18104,73 @@ │ │ │ │ andcs r3, r0, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0xf8df9202 │ │ │ │ @ instruction: 0x46492694 │ │ │ │ ldrbtmi r5, [sl], #-2299 @ 0xfffff705 │ │ │ │ eorscc r9, r0, #67108864 @ 0x4000000 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf0682363 │ │ │ │ - stmdacs r3!, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs r3!, {r0, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ mrcge 4, 3, APSR_nzcv, cr5, cr15, {1} │ │ │ │ @ instruction: 0xf0002864 │ │ │ │ stmdacs r2!, {r4, r5, r8, pc}^ │ │ │ │ sbcshi pc, r2, r0, asr #32 │ │ │ │ movwls r2, #45824 @ 0xb300 │ │ │ │ @ instruction: 0x1668f8df │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - @ instruction: 0xf852f16c │ │ │ │ + @ instruction: 0xffc2f16b │ │ │ │ @ instruction: 0xf8dbaa5f │ │ │ │ @ instruction: 0x46113014 │ │ │ │ andcs r9, r0, #-805306368 @ 0xd0000000 │ │ │ │ blcs 92f24 <__read_chk@plt+0x2db50> │ │ │ │ @ instruction: 0x81bbf000 │ │ │ │ bge 511470 <__read_chk@plt+0x4ac09c> │ │ │ │ beq b3044 <__read_chk@plt+0x4dc70> │ │ │ │ @ instruction: 0xf8cd920e │ │ │ │ @ instruction: 0xb32ba048 │ │ │ │ @ instruction: 0x163cf8df │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ strmi lr, [r1], r8, asr #27 │ │ │ │ @ instruction: 0x0014f8db │ │ │ │ - blx 6b3248 <__read_chk@plt+0x64de74> │ │ │ │ + @ instruction: 0xf9e0f0c8 │ │ │ │ stmib sp, {r2, r5, r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf10d9000 │ │ │ │ @ instruction: 0x46190950 │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ svc 0x00ccf7ed │ │ │ │ @ instruction: 0x3614f8df │ │ │ │ @ instruction: 0xf88d226e │ │ │ │ @ instruction: 0x4648a0b3 │ │ │ │ ldmpl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf069930f │ │ │ │ - ldmdacs r9!, {r0, r1, r2, r6, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r9!, {r0, r1, r2, r3, fp, ip, sp, lr, pc}^ │ │ │ │ rsbshi pc, sp, #64 @ 0x40 │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldmvs r8, {r1, r3, r4, r7, sl, fp, sp, lr} │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xf18c649a │ │ │ │ - @ instruction: 0xf858f9a9 │ │ │ │ + @ instruction: 0xf858f919 │ │ │ │ @ instruction: 0xf8c93006 │ │ │ │ ldreq r0, [r8, r0] │ │ │ │ adcshi pc, r4, r0, lsl #2 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ - stc2l 0, cr15, [r6], #-820 @ 0xfffffccc │ │ │ │ + stc2 0, cr15, [lr], #-820 @ 0xfffffccc │ │ │ │ andne pc, r6, r8, asr r8 @ │ │ │ │ tstpeq r2, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ msrhi CPSR_fsxc, r0, asr #32 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ - @ instruction: 0xff68f166 │ │ │ │ + @ instruction: 0xff30f166 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x464880fd │ │ │ │ - mcr2 1, 2, pc, cr8, cr2, {3} @ │ │ │ │ + ldc2 1, cr15, [r8, #456]! @ 0x1c8 │ │ │ │ stmdavs r3, {r1, r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf172b10b │ │ │ │ - blls 3f68c0 <__read_chk@plt+0x3914ec> │ │ │ │ + blls 3f6680 <__read_chk@plt+0x3912ac> │ │ │ │ svccs 0x0000781f │ │ │ │ sbchi pc, r2, r0, asr #32 │ │ │ │ blcs 19dbe0 <__read_chk@plt+0x13880c> │ │ │ │ orrshi pc, fp, r0 │ │ │ │ blcs ddbe8 <__read_chk@plt+0x78814> │ │ │ │ mcrge 4, 4, pc, cr10, cr15, {1} @ │ │ │ │ blcs 15dbf0 <__read_chk@plt+0xf881c> │ │ │ │ @@ -18190,15 +18190,15 @@ │ │ │ │ ldrmi sl, [r9], -sp, lsr #26 │ │ │ │ andcs r9, r1, #1 │ │ │ │ @ instruction: 0xf7ed4628 │ │ │ │ andcs lr, r4, #392 @ 0x188 │ │ │ │ strtmi r2, [fp], -r0, lsl #2 │ │ │ │ cmnpne fp, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ tstcs r3, r0, lsl r6 │ │ │ │ - stc2 0, cr15, [ip], #-560 @ 0xfffffdd0 │ │ │ │ + blx ffdb3256 <__read_chk@plt+0xffd4de82> │ │ │ │ stcls 6, cr14, [r9], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8dfb13c │ │ │ │ andcs r1, r5, #52, 10 @ 0xd000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldc 7, cr15, [sl, #-948]! @ 0xfffffc4c │ │ │ │ @ instruction: 0xf04f6020 │ │ │ │ @ instruction: 0xe63c34ff │ │ │ │ @@ -18209,15 +18209,15 @@ │ │ │ │ andcs r3, r0, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xf8df9202 │ │ │ │ @ instruction: 0x46492514 │ │ │ │ ldrbtmi r5, [sl], #-2299 @ 0xfffff705 │ │ │ │ eorscc r9, r0, #67108864 @ 0x4000000 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf0682363 │ │ │ │ - stmdacs r3!, {r0, r1, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs r3!, {r0, r1, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ mrcge 4, 5, APSR_nzcv, cr5, cr15, {1} │ │ │ │ @ instruction: 0xf0002864 │ │ │ │ stmdacs r2!, {r0, r4, r5, r8, pc}^ │ │ │ │ adcshi pc, r6, r0 │ │ │ │ stccs 12, cr9, [r0], {9} │ │ │ │ @ instruction: 0xf8dfd0d9 │ │ │ │ andcs r1, r5, #232, 8 @ 0xe8000000 │ │ │ │ @@ -18232,73 +18232,73 @@ │ │ │ │ strbmi r2, [r9], -ip, asr #9 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ ldmpl fp!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r3, #4656 @ 0x1230 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf0682363 │ │ │ │ - stmdacs r3!, {r0, r3, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs r3!, {r0, r4, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8cdbf18 │ │ │ │ @ instruction: 0xf47f9020 │ │ │ │ strb sl, [fp, #3837] @ 0xefd │ │ │ │ strtne pc, [r0], #2271 @ 0x8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ str lr, [fp, r4, ror #25] │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ @ instruction: 0xf18c6858 │ │ │ │ - blls 435498 <__read_chk@plt+0x3d00c4> │ │ │ │ + blls 435258 <__read_chk@plt+0x3cfe84> │ │ │ │ @ instruction: 0xf8586018 │ │ │ │ ldreq r3, [r9, r6] │ │ │ │ svcge 0x0040f57f │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2a01 │ │ │ │ svcvs 0x0098af37 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf134af33 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x002ef43f │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ orrvs pc, r0, pc, asr #32 │ │ │ │ mrrcvs 15, 9, r6, r8, cr11 │ │ │ │ - @ instruction: 0xff14f14d │ │ │ │ + cdp2 1, 13, cr15, cr12, cr13, {2} │ │ │ │ movwcs lr, #1828 @ 0x724 │ │ │ │ movwcs r9, #17163 @ 0x430b │ │ │ │ strb r9, [pc], r8, lsl #6 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0x461f4611 │ │ │ │ - blx fe6b337e <__read_chk@plt+0xfe64dfaa> │ │ │ │ + blx 18b337e <__read_chk@plt+0x184dfaa> │ │ │ │ ldrtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r4, r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf16b4479 │ │ │ │ - andcs pc, r0, fp, lsl pc @ │ │ │ │ - blx 1a33396 <__read_chk@plt+0x19cdfc2> │ │ │ │ + andcs pc, r0, fp, lsl #29 │ │ │ │ + blx c33396 <__read_chk@plt+0xbcdfc2> │ │ │ │ blcs 19dd84 <__read_chk@plt+0x1389b0> │ │ │ │ svcge 0x002ef47f │ │ │ │ @ instruction: 0xf0cb4658 │ │ │ │ - @ instruction: 0xf858ffd1 │ │ │ │ + @ instruction: 0xf858ff99 │ │ │ │ @ instruction: 0xf8cb2006 │ │ │ │ stmdacs r3, {r2} │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ tstcs r3, r4, ror r1 │ │ │ │ @ instruction: 0xf0cd4658 │ │ │ │ - ldrb pc, [r4, -r3, ror #22] @ │ │ │ │ + ldrb pc, [r4, -fp, lsr #22] @ │ │ │ │ andcs r4, r5, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ ldrb lr, [r0], -sl, lsl #25 │ │ │ │ ldrdvc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmibmi r8!, {r0, r1, r2, r3, r7, r8, pc}^ │ │ │ │ andcs r4, r1, sl, lsr r6 │ │ │ │ @ instruction: 0xf16b4479 │ │ │ │ - ldmibmi r6!, {r0, r1, r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibmi r6!, {r0, r1, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ blmi ffdb23a0 <__read_chk@plt+0xffd4cfcc> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0x461f447b │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r2, r1, #262144 @ 0x40000 │ │ │ │ @@ -18311,35 +18311,35 @@ │ │ │ │ @ instruction: 0xe6da331f │ │ │ │ movwls r2, #33538 @ 0x8302 │ │ │ │ svcls 0x000ce676 │ │ │ │ ldmdavs fp!, {sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ cmppeq r4, r3, lsl #17 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r9, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blx 4b374e <__read_chk@plt+0x44e37a> │ │ │ │ + blx ff6b374c <__read_chk@plt+0xff64e378> │ │ │ │ ldmdavs fp!, {r4, r7, r8, fp, ip, sp, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x2154f892 │ │ │ │ bls 4237a0 <__read_chk@plt+0x3be3cc> │ │ │ │ bcs 91264 <__read_chk@plt+0x2be90> │ │ │ │ tstphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf50349dc │ │ │ │ tstcc r4, #335544321 @ 0x14000001 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - cdp2 1, 11, cr15, cr0, cr11, {3} │ │ │ │ + cdp2 1, 2, cr15, cr0, cr11, {3} │ │ │ │ andcs r9, r0, #14336 @ 0x3800 │ │ │ │ svcge 0x00132001 │ │ │ │ @ instruction: 0xf1336819 │ │ │ │ - tstpcs r1, r9, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpcs r1, r1, lsl #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1339013 │ │ │ │ - ldrtmi pc, [r8], -r7, ror #31 @ │ │ │ │ - @ instruction: 0xff32f135 │ │ │ │ + ldrtmi pc, [r8], -pc, lsr #31 @ │ │ │ │ + mrc2 1, 7, pc, cr10, cr5, {1} │ │ │ │ andcs r9, r0, lr, lsl #22 │ │ │ │ @ instruction: 0xf0f66819 │ │ │ │ - stmdacs r0, {r0, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4601d15c │ │ │ │ stcls 6, cr14, [r9], {154} @ 0x9a │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmibmi ip, {r1, r3, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ eorvs lr, r0, lr, lsl ip │ │ │ │ @@ -18348,15 +18348,15 @@ │ │ │ │ blls 395728 <__read_chk@plt+0x330354> │ │ │ │ ldrbmi r4, [r8], -sl, asr #12 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ movwcs r1, #17044 @ 0x4294 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0xf0cc73fa │ │ │ │ - strmi pc, [r3], -r1, ror #30 │ │ │ │ + strmi pc, [r3], -r9, lsr #30 │ │ │ │ andseq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ blls 3e2b5c <__read_chk@plt+0x37d788> │ │ │ │ msrcc CPSR_fs, r3 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibmi sl!, {r0, r3, r4, r5, r7, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @@ -18378,32 +18378,32 @@ │ │ │ │ ldrdvs lr, [r0], -ip @ │ │ │ │ stmibmi sl!, {r0, r1, r2, r3, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ @ instruction: 0x4639ebd4 │ │ │ │ andcs r4, r1, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf08c9808 │ │ │ │ - @ instruction: 0xe729fab5 │ │ │ │ + @ instruction: 0xe729fa7d │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ blls 42b4a8 <__read_chk@plt+0x3c60d4> │ │ │ │ bcs 91388 <__read_chk@plt+0x2bfb4> │ │ │ │ addhi pc, fp, r0 │ │ │ │ andcs r4, r1, r0, lsr #23 │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ @ instruction: 0xf16b4619 │ │ │ │ - @ instruction: 0xf8d9fe2f │ │ │ │ + @ instruction: 0xf8d9fd9f │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ - ldc2 1, cr15, [r8, #408] @ 0x198 │ │ │ │ + stc2l 1, cr15, [r0, #-408]! @ 0xfffffe68 │ │ │ │ strmi r9, [r7], -ip, lsl #22 │ │ │ │ @ instruction: 0xf8d9b9c8 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldrmi r8, [r9], -sl, lsr #1 │ │ │ │ andcs r4, r1, r2, asr r6 │ │ │ │ - cdp2 1, 1, cr15, cr12, cr11, {3} │ │ │ │ + stc2 1, cr15, [ip, #428] @ 0x1ac │ │ │ │ @ instruction: 0x46384994 │ │ │ │ svcmi 0x00942205 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ @ instruction: 0xf8d9eba4 │ │ │ │ ldrbtmi r2, [pc], #-0 @ 7736c <__read_chk@plt+0x11f98> │ │ │ │ ldmdavs r9, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrbtmi r4, [fp], #-2960 @ 0xfffff470 │ │ │ │ @@ -18415,16 +18415,16 @@ │ │ │ │ stcls 7, cr14, [r9], {240} @ 0xf0 │ │ │ │ stmibmi ip, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ eorvs lr, r0, sl, lsl #23 │ │ │ │ andcs r4, r0, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf0d22101 │ │ │ │ - @ instruction: 0x4658fd9b │ │ │ │ - cdp2 1, 8, cr15, cr12, cr6, {0} │ │ │ │ + ldrbmi pc, [r8], -r3, ror #26 @ │ │ │ │ + cdp2 1, 5, cr15, cr4, cr6, {0} │ │ │ │ stcls 6, cr14, [r9], {69} @ 0x45 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmibmi r3, {r1, r6, r9, sl, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ eorvs lr, r0, r6, ror fp │ │ │ │ stcls 6, cr14, [r9], {57} @ 0x39 │ │ │ │ @@ -18432,23 +18432,23 @@ │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r9, sl, fp, sp, pc} │ │ │ │ ldmdbmi sp!, {r1, r2, r4, r5, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ eorvs lr, r0, r8, ror #22 │ │ │ │ @ instruction: 0xf8d9e62b │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ - stc2l 1, cr15, [r0, #-408] @ 0xfffffe68 │ │ │ │ + stc2 1, cr15, [r8, #-408] @ 0xfffffe68 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ ldclge 4, cr15, [r7, #508] @ 0x1fc │ │ │ │ ldrdge pc, [r0], -r9 │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldmdbmi r3!, {r0, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ andcs r4, r1, r2, asr r6 │ │ │ │ @ instruction: 0xf16b4479 │ │ │ │ - ldmdbmi r1!, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r1!, {r0, r1, r4, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ blmi 1c72148 <__read_chk@plt+0x1c0cd74> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0x461f447b │ │ │ │ @ instruction: 0xe6d24619 │ │ │ │ andcs r4, r5, #108, 18 @ 0x1b0000 │ │ │ │ @@ -18471,115 +18471,115 @@ │ │ │ │ eorvs lr, r0, r2, lsr #22 │ │ │ │ movwcs lr, #1509 @ 0x5e5 │ │ │ │ andcc pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf7ede687 │ │ │ │ bmi 17b1f04 <__read_chk@plt+0x174cb30> │ │ │ │ ldmdbmi ip, {r0, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - stc2 1, cr15, [r4, #428] @ 0x1ac │ │ │ │ + ldc2l 1, cr15, [r4], #428 @ 0x1ac │ │ │ │ andcs r4, r5, #1474560 @ 0x168000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ bl 3b5448 <__read_chk@plt+0x350074> │ │ │ │ @ instruction: 0xf8d94b58 │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ @ instruction: 0x4619461f │ │ │ │ bmi 1630ef0 <__read_chk@plt+0x15cbb1c> │ │ │ │ andcs r4, r1, r9, lsl r6 │ │ │ │ ldrbtmi r4, [sl], #-3925 @ 0xfffff0ab │ │ │ │ - ldc2l 1, cr15, [r0, #-428]! @ 0xfffffe54 │ │ │ │ + stc2l 1, cr15, [r0], #428 @ 0x1ac │ │ │ │ andcs r4, r5, #84, 18 @ 0x150000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ @ instruction: 0xf7ed447f │ │ │ │ @ instruction: 0xf8d9eaf8 │ │ │ │ ldrb r2, [r3, -r0] │ │ │ │ andcs r4, r1, r0, asr sl │ │ │ │ ldrbtmi r4, [sl], #-2384 @ 0xfffff6b0 │ │ │ │ @ instruction: 0xf16b4479 │ │ │ │ - stmdbmi pc, {r0, r1, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ + stmdbmi pc, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ blmi 13f2080 <__read_chk@plt+0x138ccac> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0x461f447b │ │ │ │ @ instruction: 0xe66e4619 │ │ │ │ eorseq r7, sl, r4, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ mlaseq sl, sl, sp, r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r6, sp, r6, asr #8 │ │ │ │ - andseq r6, sp, r2, asr #10 │ │ │ │ + andseq r6, sp, lr, lsl r3 │ │ │ │ + andseq r6, sp, sl, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r4, r3, r4, ror #26 │ │ │ │ - andseq r6, sp, ip, ror r4 │ │ │ │ + ldrshteq r4, [r3], -r8 │ │ │ │ + andseq r6, sp, r4, asr r3 │ │ │ │ andeq r1, r0, r4, ror #5 │ │ │ │ - andseq r6, sp, ip, lsl #9 │ │ │ │ - andseq r6, sp, r0, lsl #11 │ │ │ │ + andseq r6, sp, r4, ror #6 │ │ │ │ + andseq r6, sp, r8, asr r4 │ │ │ │ eorseq r7, sl, r2, asr #23 │ │ │ │ - eoreq lr, r1, r8, lsr fp │ │ │ │ - andseq r6, sp, lr, lsl r3 │ │ │ │ + ldrdeq lr, [r1], -ip @ │ │ │ │ + @ instruction: 0x001d61f6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andseq r6, sp, r6, lsl r2 │ │ │ │ - andseq r6, sp, r8, lsr r2 │ │ │ │ + andseq r6, sp, lr, ror #1 │ │ │ │ + andseq r6, sp, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ eorseq r9, sl, sl, ror #6 │ │ │ │ - andseq r6, sp, r8, lsl r2 │ │ │ │ + ldrsheq r6, [sp], -r0 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ eorseq r9, sl, lr, lsl r3 │ │ │ │ - andseq r6, sp, sl, lsr #4 │ │ │ │ - andseq r6, sp, r8, asr #4 │ │ │ │ + andseq r6, sp, r2, lsl #2 │ │ │ │ + andseq r6, sp, r0, lsr #2 │ │ │ │ andeq r1, r0, r8, asr r6 │ │ │ │ - andseq r6, sp, lr, ror #4 │ │ │ │ - eorseq r4, r3, r2, asr #18 │ │ │ │ - andseq r6, sp, r6, asr #32 │ │ │ │ - andseq r6, sp, r4, ror r0 │ │ │ │ + andseq r6, sp, r6, asr #2 │ │ │ │ + ldrsbteq r4, [r3], -r6 │ │ │ │ + andseq r5, sp, lr, lsl pc │ │ │ │ + andseq r5, sp, ip, asr #30 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ eorseq r9, sl, sl, ror r1 │ │ │ │ - andseq r5, sp, sl, ror #31 │ │ │ │ - andseq r6, sp, ip, lsl r0 │ │ │ │ + andseq r5, sp, r2, asr #29 │ │ │ │ + @ instruction: 0x001d5ef4 │ │ │ │ eorseq r9, sl, r0, lsr #2 │ │ │ │ - andseq r6, sp, r0, lsr #3 │ │ │ │ - ldrshteq sl, [r2], -r8 │ │ │ │ - eoreq sp, fp, r0, ror #7 │ │ │ │ - andseq r6, sp, r0 │ │ │ │ - andseq r6, sp, ip │ │ │ │ - eorseq r4, r3, ip, ror r7 │ │ │ │ - @ instruction: 0x001df5fe │ │ │ │ - andseq r5, sp, ip, lsl #28 │ │ │ │ - andseq r5, sp, r2, ror lr │ │ │ │ - andseq r5, sp, r8, lsl #27 │ │ │ │ + andseq r6, sp, r8, ror r0 │ │ │ │ + eorseq sl, r2, ip, lsl #5 │ │ │ │ + eoreq sp, fp, r4, lsl #5 │ │ │ │ + @ instruction: 0x001d5ed8 │ │ │ │ andseq r5, sp, r4, ror #29 │ │ │ │ - andseq r5, sp, r4, lsl #29 │ │ │ │ - andseq r5, sp, r4, ror #28 │ │ │ │ - eorseq r8, r0, lr, asr sp │ │ │ │ - mlaeq r1, lr, pc, ip @ │ │ │ │ - andseq r5, sp, r8, asr #28 │ │ │ │ - ldrhteq r4, [r3], -ip │ │ │ │ - andseq r5, sp, ip, lsl #29 │ │ │ │ - mulseq sp, ip, fp │ │ │ │ - andseq r5, sp, r8, asr #23 │ │ │ │ - andseq r5, sp, r8, lsr #27 │ │ │ │ - @ instruction: 0x001d5db4 │ │ │ │ - eorseq r4, r3, r4, lsr #10 │ │ │ │ - andseq r5, sp, r8, lsl sp │ │ │ │ - eoreq lr, r1, r8, lsl #9 │ │ │ │ - andseq r5, sp, r8, lsr #23 │ │ │ │ - eoreq lr, r1, r2, ror r4 │ │ │ │ - andseq r5, sp, r4, lsl ip │ │ │ │ - eoreq lr, r1, r4, asr #8 │ │ │ │ - andseq r5, sp, sl, lsr #26 │ │ │ │ - andseq r5, sp, r6, lsr sp │ │ │ │ - eorseq r4, r3, r6, lsr #9 │ │ │ │ - eoreq lr, r1, sl, lsl r4 │ │ │ │ - eorseq r8, r0, r0, lsl ip │ │ │ │ - andseq r5, sp, lr, lsl #26 │ │ │ │ - strdeq lr, [r1], -sl @ │ │ │ │ - andseq r5, sp, r0, ror #25 │ │ │ │ - andseq r5, sp, ip, ror #25 │ │ │ │ - eorseq r4, r3, ip, asr r4 │ │ │ │ + eorseq r4, r3, r0, lsl r6 │ │ │ │ + andseq pc, sp, r2, lsr #9 │ │ │ │ + andseq r5, sp, r4, ror #25 │ │ │ │ + andseq r5, sp, sl, asr #26 │ │ │ │ + andseq r5, sp, r0, ror #24 │ │ │ │ + @ instruction: 0x001d5dbc │ │ │ │ + andseq r5, sp, ip, asr sp │ │ │ │ + andseq r5, sp, ip, lsr sp │ │ │ │ + eorseq r8, r0, r2, lsl #24 │ │ │ │ + eoreq ip, r1, r2, asr #28 │ │ │ │ + andseq r5, sp, r0, lsr #26 │ │ │ │ + eorseq r4, r3, r0, asr r4 │ │ │ │ + andseq r5, sp, r4, ror #26 │ │ │ │ + andseq r5, sp, r4, ror sl │ │ │ │ + andseq r5, sp, r0, lsr #21 │ │ │ │ + andseq r5, sp, r0, lsl #25 │ │ │ │ + andseq r5, sp, ip, lsl #25 │ │ │ │ + ldrhteq r4, [r3], -r8 │ │ │ │ + @ instruction: 0x001d5bf0 │ │ │ │ + eoreq lr, r1, ip, lsr #6 │ │ │ │ + andseq r5, sp, r0, lsl #21 │ │ │ │ + eoreq lr, r1, r6, lsl r3 │ │ │ │ + andseq r5, sp, ip, ror #21 │ │ │ │ + eoreq lr, r1, r8, ror #5 │ │ │ │ + andseq r5, sp, r2, lsl #24 │ │ │ │ + andseq r5, sp, lr, lsl #24 │ │ │ │ + eorseq r4, r3, sl, lsr r3 │ │ │ │ + strhteq lr, [r1], -lr │ │ │ │ + ldrhteq r8, [r0], -r4 │ │ │ │ + andseq r5, sp, r6, ror #23 │ │ │ │ + mlaeq r1, lr, r2, lr │ │ │ │ + @ instruction: 0x001d5bb8 │ │ │ │ + andseq r5, sp, r4, asr #23 │ │ │ │ + ldrshteq r4, [r3], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ @ instruction: 0x5720f8df │ │ │ │ ldcvc 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0x471cf8df │ │ │ │ @@ -18597,15 +18597,15 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf7ed9305 │ │ │ │ @ instruction: 0xf8dfea20 │ │ │ │ @ instruction: 0x463b16f0 │ │ │ │ strtmi r9, [r2], -ip │ │ │ │ andcs r4, r5, r9, ror r4 │ │ │ │ - stc2 1, cr15, [r8], {107} @ 0x6b │ │ │ │ + blx ffeb3c2e <__read_chk@plt+0xffe4e85a> │ │ │ │ @ instruction: 0xf0001c63 │ │ │ │ @ instruction: 0xf8df833d │ │ │ │ ldmpl r2!, {r2, r3, r4, r6, r7, r9, sl, ip, sp}^ │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ blx 15beae <__read_chk@plt+0xf6ada> │ │ │ │ ldmdavs r1, {r2, ip, sp, lr, pc} │ │ │ │ stmdapl sl, {r0, r1, r2, ip, pc} │ │ │ │ @@ -18630,44 +18630,44 @@ │ │ │ │ beq 232570 <__read_chk@plt+0x1cd19c> │ │ │ │ rsbcs r1, ip, #194560 @ 0x2f800 │ │ │ │ movwcs lr, #35277 @ 0x89cd │ │ │ │ stmdbeq r1, {r1, r3, r8, ip, sp, lr, pc} │ │ │ │ b 1462b58 <__read_chk@plt+0x13fd784> │ │ │ │ movwls r0, #41865 @ 0xa389 │ │ │ │ @ instruction: 0xf1724618 │ │ │ │ - @ instruction: 0xf1bafc13 │ │ │ │ + @ instruction: 0xf1bafb83 │ │ │ │ strmi r0, [r3], r0, lsl #30 │ │ │ │ vhadd.u8 d22, d0, d24 │ │ │ │ @ instruction: 0x462381b2 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [fp], r4, lsl #12 │ │ │ │ svclt 0x000c454e │ │ │ │ @ instruction: 0x464b465b │ │ │ │ svclt 0x000845cb │ │ │ │ @ instruction: 0xf8584633 │ │ │ │ @ instruction: 0xf18b0023 │ │ │ │ - @ instruction: 0xf844fdcb │ │ │ │ + @ instruction: 0xf844fd3b │ │ │ │ @ instruction: 0xf1090029 │ │ │ │ stmdavs ip!, {r0, r8, fp} │ │ │ │ mvnle r4, sl, asr #11 │ │ │ │ strtmi r9, [r3], sl, lsl #22 │ │ │ │ stmdbeq r4, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ movwcs r4, #1185 @ 0x4a1 │ │ │ │ @ instruction: 0xf8c99808 │ │ │ │ ldrbmi r3, [r9], -r0 │ │ │ │ @ instruction: 0xf0d72201 │ │ │ │ - cdpls 12, 0, cr15, cr5, cr3, {7} │ │ │ │ + cdpls 12, 0, cr15, cr5, cr11, {5} │ │ │ │ strmi r9, [r4], -r9, lsl #22 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, sl, lr} │ │ │ │ addhi pc, sl, #64 @ 0x40 │ │ │ │ @ instruction: 0x46224630 │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r1 │ │ │ │ @ instruction: 0xf0d27888 │ │ │ │ - @ instruction: 0x4628fbb5 │ │ │ │ - stc2 1, cr15, [r6], #24 │ │ │ │ + @ instruction: 0x4628fb7d │ │ │ │ + stc2l 1, cr15, [lr], #-24 @ 0xffffffe8 │ │ │ │ vnmlsge.f64 d9, d9, d6 │ │ │ │ ldrtmi r4, [r0], -r2, asr #12 │ │ │ │ blls 2517f8 <__read_chk@plt+0x1ec424> │ │ │ │ blx 288836 <__read_chk@plt+0x223462> │ │ │ │ ldrmi r5, [sl], r7, lsl #10 │ │ │ │ @ instruction: 0xf7ed4619 │ │ │ │ @ instruction: 0x4642eb5c │ │ │ │ @@ -18696,15 +18696,15 @@ │ │ │ │ strbeq r0, [r0], -r8, ror #4 │ │ │ │ bicshi pc, r5, r0, asr #2 │ │ │ │ cmplt ip, fp, lsl #24 │ │ │ │ ldrbne pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7ed2000 │ │ │ │ @ instruction: 0xf18be954 │ │ │ │ - eorvs pc, r0, sp, asr sp @ │ │ │ │ + eorvs pc, r0, sp, asr #25 │ │ │ │ ldrbtcc pc, [pc], #79 @ 77810 <__read_chk@plt+0x1243c> @ │ │ │ │ blls 1f1738 <__read_chk@plt+0x18c364> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ rsbcs pc, r8, #9633792 @ 0x930000 │ │ │ │ strbtle r0, [r9], #1617 @ 0x651 │ │ │ │ addscs pc, r4, #9633792 @ 0x930000 │ │ │ │ @ instruction: 0xf1000650 │ │ │ │ @@ -18751,28 +18751,28 @@ │ │ │ │ movwls r9, #28941 @ 0x710d │ │ │ │ vrhadd.s8 q9, , │ │ │ │ andsls r2, r5, #144, 6 @ 0x40000002 │ │ │ │ andls r9, r9, #16, 2 │ │ │ │ @ instruction: 0xf10a930f │ │ │ │ ldcge 0, cr0, [r8, #-8] │ │ │ │ @ instruction: 0xf1720080 │ │ │ │ - @ instruction: 0xf1b9fb21 │ │ │ │ + @ instruction: 0xf1b9fa91 │ │ │ │ strmi r0, [r7], -r2, lsl #30 │ │ │ │ @ instruction: 0xf0006028 │ │ │ │ @ instruction: 0xf1ba8102 │ │ │ │ svclt 0x00d80f00 │ │ │ │ beq 1b3a38 <__read_chk@plt+0x14e664> │ │ │ │ rscshi pc, r5, r0, asr #6 │ │ │ │ svcne 0x00342300 │ │ │ │ stmeq r3, {r1, r2, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmib sp, {r9, sl, sp}^ │ │ │ │ strcc r9, [r4], #-785 @ 0xfffffcef │ │ │ │ bl 185118 <__read_chk@plt+0x11fd44> │ │ │ │ stmdavs r0!, {r3, r8, fp} │ │ │ │ - ldc2l 1, cr15, [r4], {139} @ 0x8b │ │ │ │ + mcrr2 1, 8, pc, r4, cr11 @ │ │ │ │ @ instruction: 0xf84745b2 │ │ │ │ stmdavs pc!, {r0, r3} @ │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ ldrmi r9, [sl], #785 @ 0x311 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ beq fe332270 <__read_chk@plt+0xfe2cce9c> │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ @@ -18782,31 +18782,31 @@ │ │ │ │ adchi pc, sl, r0 │ │ │ │ blcs 15e568 <__read_chk@plt+0xf9194> │ │ │ │ mrshi pc, CPSR @ │ │ │ │ blls 2629b0 <__read_chk@plt+0x1fd5dc> │ │ │ │ svclt 0x00082b02 │ │ │ │ movwcs r6, #38 @ 0x26 │ │ │ │ andcs r9, r1, #851968 @ 0xd0000 │ │ │ │ - blx ff7b3cc2 <__read_chk@plt+0xff74e8ee> │ │ │ │ + blx fe9b3cc2 <__read_chk@plt+0xfe94e8ee> │ │ │ │ vmlals.f64 d9, d5, d15 │ │ │ │ @ instruction: 0x4603441e │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdals r0, {r0, r1, r2, r3, r5, r7, r8, pc} │ │ │ │ stmdavs r1!, {r0, r9, sp} │ │ │ │ - blx ff4b3cda <__read_chk@plt+0xff44e906> │ │ │ │ + blx fe6b3cda <__read_chk@plt+0xfe64e906> │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x81a6f040 │ │ │ │ @ instruction: 0x463a4630 │ │ │ │ @ instruction: 0xf0d22101 │ │ │ │ - ldrtmi pc, [sl], -r7, lsr #21 @ │ │ │ │ + ldrtmi pc, [sl], -pc, ror #20 @ │ │ │ │ stmdals sl, {r0, r8, sp} │ │ │ │ - blx fe933ce0 <__read_chk@plt+0xfe8ce90c> │ │ │ │ + blx 1b33ce0 <__read_chk@plt+0x1ace90c> │ │ │ │ @ instruction: 0xf1064628 │ │ │ │ - @ instruction: 0x4620fb93 │ │ │ │ - blx fe4b3dbe <__read_chk@plt+0xfe44e9ea> │ │ │ │ + @ instruction: 0x4620fb5b │ │ │ │ + blx 16b3dbe <__read_chk@plt+0x164e9ea> │ │ │ │ blls 41e1cc <__read_chk@plt+0x3b8df8> │ │ │ │ bcs 7eafc <__read_chk@plt+0x19728> │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ teqle r7, r0, lsl #22 │ │ │ │ vmovne r9, ip, d3 │ │ │ │ blcs 9e5e4 <__read_chk@plt+0x39210> │ │ │ │ @@ -18849,53 +18849,53 @@ │ │ │ │ tstls r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7ed4619 │ │ │ │ @ instruction: 0x9e0bea3e │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ mcrcs 2, 0, r3, cr0, cr11, {1} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {1} │ │ │ │ @ instruction: 0xf18b4628 │ │ │ │ - eorsvs pc, r0, fp, lsr #24 │ │ │ │ + mlasvs r0, fp, fp, pc @ │ │ │ │ pkhbtmi lr, r1, r9, lsl #13 │ │ │ │ stmibmi r4, {r0, r1, r2, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7e14479 │ │ │ │ bmi ff18a98c <__read_chk@plt+0xff1255b8> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ svcls 0x0006e7d7 │ │ │ │ @ instruction: 0xf0413801 │ │ │ │ stccs 1, cr0, [r3, #-4] │ │ │ │ ldrshpl r6, [r1], #8 │ │ │ │ blls 2ebd5c <__read_chk@plt+0x286988> │ │ │ │ @ instruction: 0xe7ae6073 │ │ │ │ b 1462afc <__read_chk@plt+0x13fd728> │ │ │ │ @ instruction: 0xf172008b │ │ │ │ - @ instruction: 0xf1bbfa41 │ │ │ │ + @ instruction: 0xf1bbf9b1 │ │ │ │ strmi r0, [r7], -r1, lsl #30 │ │ │ │ ldcle 0, cr6, [r5, #-128] @ 0xffffff80 │ │ │ │ @ instruction: 0xf10b9b15 │ │ │ │ @ instruction: 0xf1033bff │ │ │ │ blls 589cbc <__read_chk@plt+0x5248e8> │ │ │ │ ldmcc pc!, {r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ stmeq r8, {r0, r1, r8, r9, fp, sp, lr, pc} │ │ │ │ svceq 0x0004f858 │ │ │ │ - blx fffb40fa <__read_chk@plt+0xfff4ed26> │ │ │ │ + blx 1bb40fa <__read_chk@plt+0x1b4ed26> │ │ │ │ eoreq pc, r6, r7, asr #16 │ │ │ │ stmdavs r7!, {r0, r9, sl, ip, sp} │ │ │ │ mvnsle r4, lr, asr r5 │ │ │ │ streq lr, [r6, r7, lsl #22] │ │ │ │ stmdavs r9!, {r8, r9, sp} │ │ │ │ @ instruction: 0xe73a603b │ │ │ │ @ instruction: 0xf10a4457 │ │ │ │ blls 57a2fc <__read_chk@plt+0x514f28> │ │ │ │ @ instruction: 0xf18b6818 │ │ │ │ - eorsvs pc, r8, r9, ror #23 │ │ │ │ + eorsvs pc, r8, r9, asr fp @ │ │ │ │ @ instruction: 0xf10be720 │ │ │ │ bls 5888fc <__read_chk@plt+0x523528> │ │ │ │ @ instruction: 0xf8523b01 │ │ │ │ @ instruction: 0xf18b0023 │ │ │ │ - @ instruction: 0xf1bafbdf │ │ │ │ + @ instruction: 0xf1bafb4f │ │ │ │ eorsvs r0, r8, r0, lsl #30 │ │ │ │ vsub.i8 d22, d0, d31 │ │ │ │ movwcs r8, #4358 @ 0x1106 │ │ │ │ movwcs lr, #1781 @ 0x6f5 │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf04f461a │ │ │ │ tstls r5, #109568 @ 0x1ac00 │ │ │ │ @@ -18915,18 +18915,18 @@ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ svceq 0x0001f1bb │ │ │ │ addshi pc, r9, r0 │ │ │ │ bleq f3ca4 <__read_chk@plt+0x8e8d0> │ │ │ │ andls r9, r9, #1879048192 @ 0x70000000 │ │ │ │ ldcge 6, cr14, [r7], {181} @ 0xb5 │ │ │ │ @ instruction: 0xf1722008 │ │ │ │ - @ instruction: 0x4607f9d9 │ │ │ │ + strmi pc, [r7], -r9, asr #18 │ │ │ │ stmmi r6, {r5, sp, lr} │ │ │ │ @ instruction: 0xf18b4478 │ │ │ │ - stmdavs r3!, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r9!, {r3, r4, r5, sp, lr} │ │ │ │ usat r6, #6, lr, asr #0 │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ movwcs r0, #15105 @ 0x3b01 │ │ │ │ strt r9, [r0], r7, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-2943 @ 0xfffff481 │ │ │ │ stmdals r8, {r0, r1, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -18982,19 +18982,19 @@ │ │ │ │ vabd.s8 d19, d1, d15 │ │ │ │ @ instruction: 0xe7662390 │ │ │ │ @ instruction: 0xf04f2303 │ │ │ │ andls r0, r9, #1024 @ 0x400 │ │ │ │ ldrt r9, [r0], -r7, lsl #6 │ │ │ │ tstlt ip, fp, lsl #24 │ │ │ │ @ instruction: 0xf18b980c │ │ │ │ - eorvs pc, r0, r1, lsr #22 │ │ │ │ + mlavs r0, r1, sl, pc @ │ │ │ │ andcs r4, r0, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf0d22101 │ │ │ │ - strtmi pc, [r8], -r7, lsr #18 │ │ │ │ - blx 6b40ac <__read_chk@plt+0x64ecd8> │ │ │ │ + strtmi pc, [r8], -pc, ror #17 │ │ │ │ + @ instruction: 0xf9e0f106 │ │ │ │ blls 331380 <__read_chk@plt+0x2cbfac> │ │ │ │ blcs 92508 <__read_chk@plt+0x2d134> │ │ │ │ ldmdavs r9, {r0, r3, r6, ip, lr, pc} │ │ │ │ suble r2, sl, r0, lsl #18 │ │ │ │ svcne 0x0004f853 │ │ │ │ stmdbcs r0, {r0, r9, ip, sp} │ │ │ │ blls 42c498 <__read_chk@plt+0x3c70c4> │ │ │ │ @@ -19004,30 +19004,30 @@ │ │ │ │ suble r2, r2, r0, lsl #22 │ │ │ │ bl 11c8fc <__read_chk@plt+0xb7528> │ │ │ │ movwcc r0, #4930 @ 0x1342 │ │ │ │ movwcs r6, #8235 @ 0x202b │ │ │ │ str r9, [r4], -r7, lsl #6 │ │ │ │ @ instruction: 0xb1239b0b │ │ │ │ @ instruction: 0xf18b980c │ │ │ │ - blls 3768b0 <__read_chk@plt+0x3114dc> │ │ │ │ + blls 376670 <__read_chk@plt+0x31129c> │ │ │ │ @ instruction: 0x46306018 │ │ │ │ mrscs r2, R9_usr │ │ │ │ - @ instruction: 0xf8faf0d2 │ │ │ │ + @ instruction: 0xf8c2f0d2 │ │ │ │ andcs r9, r0, #655360 @ 0xa0000 │ │ │ │ @ instruction: 0xf0d22101 │ │ │ │ - @ instruction: 0x4628f8f5 │ │ │ │ - @ instruction: 0xf9e6f106 │ │ │ │ + @ instruction: 0x4628f8bd │ │ │ │ + @ instruction: 0xf9aef106 │ │ │ │ @ instruction: 0xf1064620 │ │ │ │ - str pc, [r5, #2531] @ 0x9e3 │ │ │ │ + str pc, [r5, #2475] @ 0x9ab │ │ │ │ blcs 9e930 <__read_chk@plt+0x3955c> │ │ │ │ stcge 4, cr15, [r2, #252] @ 0xfc │ │ │ │ andcs r4, r5, #36, 18 @ 0x90000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 12, cr15, cr12, cr12, {7} │ │ │ │ - blx ff634344 <__read_chk@plt+0xff5cef70> │ │ │ │ + blx 1234344 <__read_chk@plt+0x11cef70> │ │ │ │ andsvs r9, r8, fp, lsl #22 │ │ │ │ @ instruction: 0xf04fe576 │ │ │ │ str r0, [r9], -r4, lsl #20 │ │ │ │ stccs 12, cr9, [r0], {11} │ │ │ │ ldclge 4, cr15, [r0, #-252]! @ 0xffffff04 │ │ │ │ ldrbtmi r4, [r9], #-2332 @ 0xfffff6e4 │ │ │ │ movwls lr, #38245 @ 0x9565 │ │ │ │ @@ -19037,32 +19037,32 @@ │ │ │ │ @ instruction: 0xf7ece5cb │ │ │ │ movwcs lr, #11836 @ 0x2e3c │ │ │ │ strb r9, [r6, #775] @ 0x307 │ │ │ │ eorseq r7, sl, lr, asr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r7, sl, r6, asr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, sp, r2, asr #24 │ │ │ │ - andseq r5, sp, r8, asr ip │ │ │ │ + andseq r5, sp, sl, lsl fp │ │ │ │ + andseq r5, sp, r0, lsr fp │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ ldrsbteq r7, [sl], -r6 │ │ │ │ - andseq r5, sp, r8, lsr #22 │ │ │ │ - mulseq sp, r0, r8 │ │ │ │ - andseq r5, sp, r2, lsr #19 │ │ │ │ - andseq r5, sp, r2, ror #16 │ │ │ │ - andseq r5, sp, r4, asr r8 │ │ │ │ - @ instruction: 0x001d2ffe │ │ │ │ - andseq r5, sp, r2, lsr #18 │ │ │ │ - andseq r2, sp, r0, ror #26 │ │ │ │ - andseq r5, sp, r8, lsl #16 │ │ │ │ - andseq r5, sp, r2, lsl r8 │ │ │ │ - eorseq r3, r3, r4, asr #27 │ │ │ │ - andseq r5, sp, lr, ror #13 │ │ │ │ - @ instruction: 0x001d55de │ │ │ │ - andseq r5, sp, r2, ror r2 │ │ │ │ + andseq r5, sp, r0, lsl #20 │ │ │ │ + andseq r5, sp, r8, ror #14 │ │ │ │ + andseq r5, sp, sl, ror r8 │ │ │ │ + andseq r5, sp, sl, lsr r7 │ │ │ │ + andseq r5, sp, ip, lsr #14 │ │ │ │ + @ instruction: 0x001d2ed6 │ │ │ │ + @ instruction: 0x001d57fa │ │ │ │ + andseq r2, sp, r8, lsr ip │ │ │ │ + andseq r5, sp, r0, ror #13 │ │ │ │ + andseq r5, sp, sl, ror #13 │ │ │ │ + eorseq r3, r3, r8, asr ip │ │ │ │ + andseq r5, sp, r6, asr #11 │ │ │ │ + @ instruction: 0x001d54b6 │ │ │ │ + andseq r5, sp, sl, asr #2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 10, cr15, cr8, cr12, {6} │ │ │ │ strhlt r4, [sp], #213 @ 0xd5 │ │ │ │ @ instruction: 0x46994cb5 │ │ │ │ svcmi 0x00b5447d │ │ │ │ @@ -19073,15 +19073,15 @@ │ │ │ │ strbls r6, [fp], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf8579206 │ │ │ │ @ instruction: 0xf8daa003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf16b55d4 │ │ │ │ - @ instruction: 0xf8daf8d1 │ │ │ │ + @ instruction: 0xf8daf841 │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ @ instruction: 0xf8c60c00 │ │ │ │ @ instruction: 0xf503c000 │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ strbmi r3, [r3, #-253]! @ 0xffffff03 │ │ │ │ smlabthi pc, r0, r2, pc @ │ │ │ │ blmi fe9e2e3c <__read_chk@plt+0xfe97da68> │ │ │ │ @@ -19142,15 +19142,15 @@ │ │ │ │ addhi pc, r2, r0 │ │ │ │ ldmpl fp!, {r0, r2, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ stmdbls r6, {r1, r5, r9, sl, lr} │ │ │ │ movwls r2, #5120 @ 0x1400 │ │ │ │ ldrbmi r9, [r8], -r2, lsl #8 │ │ │ │ ldrbtcs r9, [r8], #-2825 @ 0xfffff4f7 │ │ │ │ @ instruction: 0xf0679400 │ │ │ │ - @ instruction: 0xf8dafb8d │ │ │ │ + @ instruction: 0xf8dafb55 │ │ │ │ @ instruction: 0xf8d83000 │ │ │ │ ldmdacs r5!, {r4, ip}^ │ │ │ │ strcs fp, [r0, #-3860] @ 0xfffff0ec │ │ │ │ streq pc, [r1, #-5] │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ @@ -19220,61 +19220,61 @@ │ │ │ │ ldr r9, [r1, -sl, lsl #6]! │ │ │ │ ldrbtmi r4, [fp], #-2863 @ 0xfffff4d1 │ │ │ │ @ instruction: 0xf1b9e7d0 │ │ │ │ andle r0, r9, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r9], #-2349 @ 0xfffff6d3 │ │ │ │ strbtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldc 7, cr15, [sl, #-944]! @ 0xfffffc50 │ │ │ │ - @ instruction: 0xf944f18b │ │ │ │ + @ instruction: 0xf8b4f18b │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf1b9e785 │ │ │ │ rscsle r0, r9, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r9], #-2342 @ 0xfffff6da │ │ │ │ @ instruction: 0xf1b9e7ee │ │ │ │ rscsle r0, r3, r0, lsl #30 │ │ │ │ andcs r4, r5, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ @ instruction: 0xf18bed26 │ │ │ │ - @ instruction: 0xf8c9f92f │ │ │ │ + @ instruction: 0xf8c9f89f │ │ │ │ strb r0, [r9, r0]! │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmdbmi pc, {r1, r2, r5, r6, r7, ip, lr, pc} @ │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ @ instruction: 0xf18bed18 │ │ │ │ - @ instruction: 0xf8c9f921 │ │ │ │ + @ instruction: 0xf8c9f891 │ │ │ │ ldrb r0, [fp, r0] │ │ │ │ ldc 7, cr15, [r8], {236} @ 0xec │ │ │ │ eorseq r6, sl, r8, asr #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r6, sl, r0, asr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, sp, r0, lsl #12 │ │ │ │ - eoreq r7, r7, r2, ror #24 │ │ │ │ - andseq r2, sp, r4, lsl #8 │ │ │ │ - andseq r8, pc, r6, asr #16 │ │ │ │ - @ instruction: 0x001d23fc │ │ │ │ + @ instruction: 0x001d54d8 │ │ │ │ + eoreq r7, r7, r6, lsl #22 │ │ │ │ + @ instruction: 0x001d22dc │ │ │ │ + andseq r8, pc, sl, ror #13 │ │ │ │ + @ instruction: 0x001d22d4 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r5, sp, r6, lsl #11 │ │ │ │ - mlaseq r3, sl, sl, r3 │ │ │ │ - mlaseq r3, r0, sl, r3 │ │ │ │ + andseq r5, sp, lr, asr r4 │ │ │ │ + eorseq r3, r3, lr, lsr #18 │ │ │ │ + eorseq r3, r3, r4, lsr #18 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ eorseq r6, sl, lr, lsr #18 │ │ │ │ - andseq ip, sp, r6, lsr #14 │ │ │ │ - eorseq r5, r0, r6, lsl lr │ │ │ │ - andseq r5, sp, r8, asr r4 │ │ │ │ + andseq ip, sp, sl, asr #11 │ │ │ │ + ldrhteq r5, [r0], -sl │ │ │ │ + andseq r5, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - eorseq r3, r3, ip, asr #18 │ │ │ │ - eorseq r3, r3, lr, lsl r9 │ │ │ │ - @ instruction: 0x001d53b2 │ │ │ │ - andseq r4, sp, r2, asr pc │ │ │ │ - mulseq sp, r0, pc @ │ │ │ │ - @ instruction: 0x001d53b8 │ │ │ │ + eorseq r3, r3, r0, ror #15 │ │ │ │ + ldrhteq r3, [r3], -r2 │ │ │ │ + andseq r5, sp, sl, lsl #5 │ │ │ │ + andseq r4, sp, sl, lsr #28 │ │ │ │ + andseq r4, sp, r8, ror #28 │ │ │ │ + mulseq sp, r0, r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r8, asr #26 │ │ │ │ blge 10b22c <__read_chk@plt+0xa5e58> │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ @@ -19292,95 +19292,95 @@ │ │ │ │ beq 6b4574 <__read_chk@plt+0x64f1a0> │ │ │ │ svcge 0x0007600a │ │ │ │ stcge 2, cr9, [r5, #-4] │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ andcs lr, r5, #3358720 @ 0x334000 │ │ │ │ ldm r3, {r1, r3, r5, r9, sl, lr} │ │ │ │ ldrtmi r0, [fp], -r3 │ │ │ │ - @ instruction: 0xff34f0ce │ │ │ │ + cdp2 0, 15, cr15, cr12, cr14, {6} │ │ │ │ strmi r9, [r3], r7, lsl #22 │ │ │ │ movwls fp, #339 @ 0x153 │ │ │ │ blmi d80978 <__read_chk@plt+0xd1b5a4> │ │ │ │ tstcs r3, r0, lsl r6 │ │ │ │ @ instruction: 0xf14a447b │ │ │ │ - @ instruction: 0x4638f893 │ │ │ │ - stc2l 1, cr15, [r0, #-452]! @ 0xfffffe3c │ │ │ │ + @ instruction: 0x4638f85b │ │ │ │ + ldc2l 1, cr15, [r0], {113} @ 0x71 │ │ │ │ svceq 0x0000f1bb │ │ │ │ bls 2aee38 <__read_chk@plt+0x249a64> │ │ │ │ ldmdavs r0!, {r2, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ eorsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf06da908 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x9c08db2e │ │ │ │ eorsle r2, r5, r0, lsl #24 │ │ │ │ @ instruction: 0xf12f4620 │ │ │ │ - strmi pc, [r2], -sp, lsl #31 │ │ │ │ + @ instruction: 0x4602ff55 │ │ │ │ movwcs r9, #8 │ │ │ │ ldmib sp, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf0870105 │ │ │ │ - blls 1f7954 <__read_chk@plt+0x192580> │ │ │ │ + blls 1f7874 <__read_chk@plt+0x1924a0> │ │ │ │ @ instruction: 0x4628b113 │ │ │ │ - stc2l 1, cr15, [r0, #-452] @ 0xfffffe3c │ │ │ │ + ldc2 1, cr15, [r0], #452 @ 0x1c4 │ │ │ │ tstlt r3, r6, lsl #22 │ │ │ │ @ instruction: 0xf1714650 │ │ │ │ - bmi 8376b0 <__read_chk@plt+0x7d22dc> │ │ │ │ + bmi 837470 <__read_chk@plt+0x7d209c> │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r6, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ blcs 9edf4 <__read_chk@plt+0x39a20> │ │ │ │ ldmdavc fp, {r0, r2, r3, r6, r7, ip, lr, pc} │ │ │ │ sbcle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf1714628 │ │ │ │ - strb pc, [r6, r5, lsr #26] @ │ │ │ │ + bfi pc, r5, (invalid: 25:6) @ │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ - mrrc2 1, 0, pc, sl, cr7 @ │ │ │ │ + stc2 1, cr15, [r2], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xf8c36833 │ │ │ │ @ instruction: 0xf8c39000 │ │ │ │ ldrb r8, [lr, r8] │ │ │ │ @ instruction: 0xf1712078 │ │ │ │ - strtmi pc, [r1], -pc, lsl #29 │ │ │ │ + @ instruction: 0x4621fdff │ │ │ │ andls r2, r8, r8, ror r2 │ │ │ │ ldmdb r2, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdami fp, {r3, sl, fp, ip, pc} │ │ │ │ - @ instruction: 0xf18b4478 │ │ │ │ - bls 2b636c <__read_chk@plt+0x250f98> │ │ │ │ + @ instruction: 0xf18a4478 │ │ │ │ + bls 2b812c <__read_chk@plt+0x252d58> │ │ │ │ ldr r6, [lr, r0, lsr #5]! │ │ │ │ bl ff3361d8 <__read_chk@plt+0xff2d0e04> │ │ │ │ eorseq r6, sl, r8, ror r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r6, sl, r2, ror r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r3, r8, asr fp │ │ │ │ + eorseq r1, r3, ip, ror #19 │ │ │ │ ldrhteq r6, [sl], -lr │ │ │ │ - andseq r5, sp, r2, asr r2 │ │ │ │ - andseq r5, sp, r8, lsr r2 │ │ │ │ + andseq r5, sp, sl, lsr #2 │ │ │ │ + andseq r5, sp, r0, lsl r1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ blmi fe1a44b0 <__read_chk@plt+0xfe13f0dc> │ │ │ │ stmibmi r4, {r2, r3, r9, sl, lr} │ │ │ │ andsge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ andls r4, r5, #6291456 @ 0x600000 │ │ │ │ bmi fe149450 <__read_chk@plt+0xfe0e407c> │ │ │ │ svcge 0x000d2002 │ │ │ │ ldrbtmi r4, [sl], #-1274 @ 0xfffffb06 │ │ │ │ ldmpl r3, {r8, sl, sp}^ │ │ │ │ tstls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - cdp2 1, 8, cr15, cr6, cr10, {3} │ │ │ │ + ldc2l 1, cr15, [r6, #424]! @ 0x1a8 │ │ │ │ @ instruction: 0xf7ef4638 │ │ │ │ stmib sp, {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stccs 5, cr5, [r0], {11} │ │ │ │ adchi pc, r6, r0 │ │ │ │ strls r2, [r8, #-100] @ 0xffffff9c │ │ │ │ - mcr2 1, 2, pc, cr6, cr1, {3} @ │ │ │ │ + ldc2 1, cr15, [r6, #452]! @ 0x1c4 │ │ │ │ andls r4, r8, r7, ror fp │ │ │ │ @ instruction: 0xf85a7005 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ adcmi r3, fp, #8 │ │ │ │ strtmi sp, [r9], r6, ror #26 │ │ │ │ strbcs r4, [r4, #-2931]! @ 0xfffff48d │ │ │ │ strtmi r4, [ip], -fp, asr #13 │ │ │ │ @@ -19390,28 +19390,28 @@ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmdbvs sl, {r0, r1, r3, r6, sl, lr}^ │ │ │ │ suble r2, fp, r0, lsl #20 │ │ │ │ @ instruction: 0x469a6f52 │ │ │ │ svcge 0x00089801 │ │ │ │ stmib sp, {r0, r3, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf0c99803 │ │ │ │ - @ instruction: 0x4601f87b │ │ │ │ + strmi pc, [r1], -r3, asr #16 │ │ │ │ eorsle r1, sp, r3, asr #24 │ │ │ │ @ instruction: 0x0014f8da │ │ │ │ - @ instruction: 0xf838f0c7 │ │ │ │ + @ instruction: 0xf800f0c7 │ │ │ │ ldrbmi r6, [sl], -r3, lsl #19 │ │ │ │ blcs e2738 <__read_chk@plt+0x7d364> │ │ │ │ movwcs fp, #36628 @ 0x8f14 │ │ │ │ tstls r2, #469762048 @ 0x1c000000 │ │ │ │ - @ instruction: 0xf9c0f0c2 │ │ │ │ + @ instruction: 0xf988f0c2 │ │ │ │ andls r4, sl, r6, lsl #12 │ │ │ │ strbcc lr, [r4, #-6]! │ │ │ │ @ instruction: 0x46294638 │ │ │ │ @ instruction: 0xf1723464 │ │ │ │ - @ instruction: 0x9e0afad7 │ │ │ │ + vmlsls.f32 s30, s20, s14 │ │ │ │ @ instruction: 0xf7ec4630 │ │ │ │ ldrdcc lr, [r1], -r0 │ │ │ │ ldmle r2!, {r5, r7, r9, lr}^ │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ ldmcc pc!, {r0, r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ mulcc r0, r9, r8 │ │ │ │ blcs 9cf34 <__read_chk@plt+0x37b60> │ │ │ │ @@ -19419,17 +19419,17 @@ │ │ │ │ @ instruction: 0x46484631 │ │ │ │ cdp 7, 11, cr15, cr6, cr12, {7} │ │ │ │ blls 9eb64 <__read_chk@plt+0x39790> │ │ │ │ andcc pc, r8, r2, lsl #16 │ │ │ │ stccc 8, cr9, [r1], {10} │ │ │ │ ldc 7, cr15, [r6, #944]! @ 0x3b0 │ │ │ │ stmdage sl, {r2, r5, r9, fp, ip} │ │ │ │ - ldc2l 1, cr15, [r0], #-452 @ 0xfffffe3c │ │ │ │ + blx ff8b491e <__read_chk@plt+0xff84f54a> │ │ │ │ @ instruction: 0xf0c99801 │ │ │ │ - @ instruction: 0x4601f83d │ │ │ │ + strmi pc, [r1], -r5, lsl #16 │ │ │ │ bicle r1, r1, r3, asr #24 │ │ │ │ stmdals r3, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ bleq f4798 <__read_chk@plt+0x8f3c4> │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ stmibvc r8, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ stcle 5, cr4, [r5], #364 @ 0x16c │ │ │ │ @ instruction: 0xa706e9dd │ │ │ │ @@ -19439,15 +19439,15 @@ │ │ │ │ bls 1e2fb8 <__read_chk@plt+0x17dbe4> │ │ │ │ muleq r3, r3, r8 │ │ │ │ mrc2 7, 5, pc, cr0, cr15, {7} │ │ │ │ @ instruction: 0xf7ef4638 │ │ │ │ blls 377208 <__read_chk@plt+0x311e34> │ │ │ │ blls 3a682c <__read_chk@plt+0x341458> │ │ │ │ stmdage ip, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - mcrr2 1, 7, pc, r8, cr1 @ │ │ │ │ + blx feeb496e <__read_chk@plt+0xfee4f59a> │ │ │ │ blx 18b6376 <__read_chk@plt+0x1850fa2> │ │ │ │ @ instruction: 0xf85a4b35 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @@ -19474,76 +19474,76 @@ │ │ │ │ @ instruction: 0xf7ec4648 │ │ │ │ stmdbls sl, {r1, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ andeq lr, r0, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xf7ec4648 │ │ │ │ blls 2b3698 <__read_chk@plt+0x24e2c4> │ │ │ │ andvs pc, r8, r3, lsl #16 │ │ │ │ ldrtmi lr, [r0], -ip, lsl #15 │ │ │ │ - @ instruction: 0xf830f0c5 │ │ │ │ + @ instruction: 0xfff8f0c4 │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ blx fef363fa <__read_chk@plt+0xfeed1026> │ │ │ │ bcs 3526e8 <__read_chk@plt+0x2ed314> │ │ │ │ andcs fp, r1, #28, 30 @ 0x70 │ │ │ │ andcs lr, fp, sp, asr #19 │ │ │ │ @ instruction: 0x4630d19e │ │ │ │ @ instruction: 0xf0c4940b │ │ │ │ - @ instruction: 0xf18affcb │ │ │ │ - andls pc, ip, r7, lsr pc @ │ │ │ │ + @ instruction: 0xf18aff93 │ │ │ │ + andls pc, ip, r7, lsr #29 │ │ │ │ stmdami ip, {r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf18a4478 │ │ │ │ - andls pc, ip, r1, lsr pc @ │ │ │ │ + andls pc, ip, r1, lsr #29 │ │ │ │ @ instruction: 0xf7ece790 │ │ │ │ svclt 0x0000eaaa │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001d51f8 │ │ │ │ + ldrsbeq r5, [sp], -r0 │ │ │ │ eorseq r6, sl, r4, lsl r6 │ │ │ │ eorseq r6, sl, r2, lsl r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq sp, pc, r0, asr #31 │ │ │ │ + eoreq sp, pc, r4, ror #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrhteq r6, [sl], -ip │ │ │ │ - eorseq r3, r3, r4, ror #9 │ │ │ │ + eorseq r3, r3, r8, ror r3 │ │ │ │ suble r2, sl, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febcf69c <__read_chk@plt+0xfeb6a2c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ stmdavs r3, {r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf105b113 │ │ │ │ - stmdavs r0!, {r0, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #16 │ │ │ │ @ instruction: 0xf1053004 │ │ │ │ - stmdavs r0!, {r0, r1, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #18 │ │ │ │ @ instruction: 0xf1053014 │ │ │ │ - stmdavs r0!, {r0, r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #19 │ │ │ │ @ instruction: 0xf1053018 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #19 │ │ │ │ @ instruction: 0xf105301c │ │ │ │ - stmdavs r0!, {r0, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #20 │ │ │ │ @ instruction: 0xf1053020 │ │ │ │ - stmdavs r0!, {r0, r1, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #20 │ │ │ │ @ instruction: 0xf1053024 │ │ │ │ - stmdavs r0!, {r0, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #17 │ │ │ │ @ instruction: 0xf1713008 │ │ │ │ - stmdavs r0!, {r0, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #17 │ │ │ │ @ instruction: 0xf171300c │ │ │ │ - stmdavs r0!, {r0, r1, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #18 │ │ │ │ @ instruction: 0xf1713010 │ │ │ │ - strtmi pc, [r0], -sp, lsl #23 │ │ │ │ + @ instruction: 0x4620fafd │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt fe2b4aec <__read_chk@plt+0xfe24f718> │ │ │ │ + blt ffeb4aec <__read_chk@plt+0xffe4f718> │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldrmi fp, [r6], -fp, lsl #1 │ │ │ │ strcs r4, [r0], #-2812 @ 0xfffff504 │ │ │ │ @@ -19551,15 +19551,15 @@ │ │ │ │ strmi lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ ldmpl r3, {r2, sl, ip, pc}^ │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ strmi r8, [sl], pc, lsl #3 │ │ │ │ eorcs r4, r8, r0, lsl #13 │ │ │ │ - stc2l 1, cr15, [r0], #452 @ 0x1c4 │ │ │ │ + mrrc2 1, 7, pc, r0, cr1 @ │ │ │ │ strtmi r2, [r1], -r8, lsr #4 │ │ │ │ @ instruction: 0xf7eb9002 │ │ │ │ @ instruction: 0xf8daef64 │ │ │ │ tstlt fp, r0 │ │ │ │ blcs 965e8 <__read_chk@plt+0x31214> │ │ │ │ teqphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ @@ -19586,77 +19586,77 @@ │ │ │ │ @ instruction: 0xf8554603 │ │ │ │ movwcc r0, #12036 @ 0x2f04 │ │ │ │ stmdacs r0, {r2, r3, r4, sl, lr} │ │ │ │ @ instruction: 0x4626d1f6 │ │ │ │ tstlt r4, r1 │ │ │ │ stccc 14, cr1, [r2], {96} @ 0x60 │ │ │ │ @ instruction: 0xf1714626 │ │ │ │ - @ instruction: 0xf8dafc9b │ │ │ │ + @ instruction: 0xf8dafc0b │ │ │ │ strmi r5, [r7], -r8 │ │ │ │ stccs 0, cr9, [r0, #-28] @ 0xffffffe4 │ │ │ │ orrhi pc, r1, r0 │ │ │ │ stmdbcs r0, {r0, r3, r5, fp, sp, lr} │ │ │ │ cmnphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ teqpge r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ ldmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ strd r4, [r8], -sl │ │ │ │ ldrbmi r9, [r1], -r7, lsl #20 │ │ │ │ blne ff509f3c <__read_chk@plt+0xff4a4b68> │ │ │ │ @ instruction: 0xf1691aa2 │ │ │ │ - stmdavs r9!, {r0, r1, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r9!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ bls 264b4c <__read_chk@plt+0x1ff778> │ │ │ │ blne ff509f4c <__read_chk@plt+0xff4a4b78> │ │ │ │ @ instruction: 0xf1691aa2 │ │ │ │ - @ instruction: 0xf855fbc7 │ │ │ │ + @ instruction: 0xf855fb8f │ │ │ │ blcs 88248 <__read_chk@plt+0x22e74> │ │ │ │ movwcs sp, #492 @ 0x1ec │ │ │ │ andcs r5, r0, #784334848 @ 0x2ec00000 │ │ │ │ strcs lr, [r7, -sp, asr #19] │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ strtmi sl, [r3], -r5, lsl #24 │ │ │ │ ldm r9, {r0, r1, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf0ce0003 │ │ │ │ - stmdals r5, {r0, r1, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r5, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdbls r3, {r0, r8, pc} │ │ │ │ @ instruction: 0xf508b131 │ │ │ │ stmdage r4, {r6, fp, ip, lr} │ │ │ │ adccs pc, r4, #216, 16 @ 0xd80000 │ │ │ │ - blx 1b4cbe <__read_chk@plt+0x14f8ea> │ │ │ │ + blx 1db4cbc <__read_chk@plt+0x1d4f8e8> │ │ │ │ blcs 9f284 <__read_chk@plt+0x39eb0> │ │ │ │ mrshi pc, (UNDEF: 67) @ │ │ │ │ ldmibvs fp, {r9, sp}^ │ │ │ │ andcc r4, r1, #16, 12 @ 0x1000000 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ addeq r3, r0, r2 │ │ │ │ @ instruction: 0xf1719d02 │ │ │ │ - stcls 12, cr15, [r4], {77} @ 0x4d │ │ │ │ + @ instruction: 0x9c04fbbd │ │ │ │ stccs 2, cr6, [r0], {104} @ 0x68 │ │ │ │ teqphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ adcls pc, r4, #14614528 @ 0xdf0000 │ │ │ │ svcge 0x00062500 │ │ │ │ ldrbtmi r4, [r9], #1582 @ 0x62e │ │ │ │ @ instruction: 0xf8d446a8 │ │ │ │ @ instruction: 0x4620a01c │ │ │ │ andshi pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf0c53601 │ │ │ │ - @ instruction: 0x4683fbf1 │ │ │ │ - ldc2 1, cr15, [r6], #-452 @ 0xfffffe3c │ │ │ │ + @ instruction: 0x4683fbb9 │ │ │ │ + blx fea34c82 <__read_chk@plt+0xfe9cf8ae> │ │ │ │ @ instruction: 0x4601465a │ │ │ │ tstls r6, r0, lsr #12 │ │ │ │ - blx 2349dc <__read_chk@plt+0x1cf608> │ │ │ │ + @ instruction: 0xf9cef0c5 │ │ │ │ stmdacs r0, {r1, r8, r9, fp, ip, pc} │ │ │ │ andsge pc, ip, r4, asr #17 │ │ │ │ strbmi fp, [r8], -r8, lsl #30 │ │ │ │ ldrdge pc, [r4], -r3 @ │ │ │ │ - ldc2l 1, cr15, [r4, #552]! @ 0x228 │ │ │ │ + stc2l 1, cr15, [r4, #-552]! @ 0xfffffdd8 │ │ │ │ ldrtmi r4, [r8], -r3, lsl #12 │ │ │ │ andcc pc, r5, sl, asr #16 │ │ │ │ @ instruction: 0xf1713504 │ │ │ │ - stmibvs r4!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs r4!, {r0, r1, r2, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ bicsle r2, sl, r0, lsl #24 │ │ │ │ stmdals r2, {r1, r2, r4, r5, r7} │ │ │ │ bvs 1140ef8 <__read_chk@plt+0x10dbb24> │ │ │ │ bmi fe50cd64 <__read_chk@plt+0xfe4a7990> │ │ │ │ ldrbtmi r4, [sl], #-2958 @ 0xfffff472 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ @@ -19668,122 +19668,122 @@ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs fp!, {r0, r8, pc} │ │ │ │ @ instruction: 0xb1232001 │ │ │ │ svccc 0x0004f855 │ │ │ │ blcs 84734 <__read_chk@plt+0x1f360> │ │ │ │ strdeq sp, [r0], sl │ │ │ │ @ instruction: 0xf1719c02 │ │ │ │ - @ instruction: 0xf8dafbf7 │ │ │ │ + @ instruction: 0xf8dafb67 │ │ │ │ rsbvs r2, r0, #8 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r0, {r0, r4, r5, r6, r7, pc} │ │ │ │ bvs 179f354 <__read_chk@plt+0x1739f80> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf64f80ed │ │ │ │ @ instruction: 0xf6cf76fc │ │ │ │ ldcne 6, cr7, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xf18a1ab6 │ │ │ │ - strhtvs pc, [r0], -r1 @ │ │ │ │ + eorvs pc, r0, r1, lsr #26 │ │ │ │ @ instruction: 0xf8559b02 │ │ │ │ bvs 177b37c <__read_chk@plt+0x1715fa8> │ │ │ │ ldrmi r1, [r4], #-2418 @ 0xfffff68e │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ bvs 1749fd8 <__read_chk@plt+0x16e4c04> │ │ │ │ addspl r2, r9, r0, lsl #2 │ │ │ │ svcge 0x0006e7bd │ │ │ │ ldmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4649463a │ │ │ │ stmib sp, {sl, sp}^ │ │ │ │ @ instruction: 0xf0c64406 │ │ │ │ - andls pc, r5, fp, lsl #29 │ │ │ │ + andls pc, r5, r3, asr lr @ │ │ │ │ stmdavc r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcls 0, cr8, [r2, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xf1712008 │ │ │ │ - blls 1376ac <__read_chk@plt+0xd22d8> │ │ │ │ + blls 13746c <__read_chk@plt+0xd2098> │ │ │ │ rsbvs r9, r8, r5, lsl #20 │ │ │ │ stmib r3, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ bls 2017b4 <__read_chk@plt+0x19c3e0> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r3, {r0, r1, r2, r4, r7, pc} │ │ │ │ rsbsle r2, r6, r0, lsl #22 │ │ │ │ blcs 9f3e0 <__read_chk@plt+0x3a00c> │ │ │ │ addshi pc, r2, r0 │ │ │ │ @ instruction: 0x21204618 │ │ │ │ - stc2 1, cr15, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + blx ffe34d1a <__read_chk@plt+0xffdcf946> │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ adchi pc, r0, r0 │ │ │ │ @ instruction: 0xf8002300 │ │ │ │ @ instruction: 0xf1523b01 │ │ │ │ - stmdbls r2, {r0, r1, r2, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r2, {r0, r1, r2, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ tstvs fp, r6, lsl #22 │ │ │ │ bls 249ff8 <__read_chk@plt+0x1e4c24> │ │ │ │ tstlt r8, sl, lsl #1 │ │ │ │ - stc2l 1, cr15, [r8, #-552]! @ 0xfffffdd8 │ │ │ │ + ldc2l 1, cr15, [r8], {138} @ 0x8a │ │ │ │ strmi r9, [r3], -r2, lsl #18 │ │ │ │ ldrb r6, [r6], fp, asr #1 │ │ │ │ andcs r9, r8, r2, lsl #26 │ │ │ │ - blx fe534dca <__read_chk@plt+0xfe4cf9f6> │ │ │ │ + blx 134dca <__read_chk@plt+0xcf9f6> │ │ │ │ eorvs r9, r8, r2, lsl #22 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf18a681d │ │ │ │ - blls 137d78 <__read_chk@plt+0xd29a4> │ │ │ │ + blls 137b38 <__read_chk@plt+0xd2764> │ │ │ │ ldmdavs fp, {r3, r5, sp, lr} │ │ │ │ ssat r6, #18, ip, asr #0 │ │ │ │ andcs r9, r8, r2, lsl #24 │ │ │ │ - blx fe134dea <__read_chk@plt+0xfe0cfa16> │ │ │ │ + blx ffd34de8 <__read_chk@plt+0xffccfa14> │ │ │ │ cmnvs r0, r2, lsl #22 │ │ │ │ ldrdeq pc, [ip], -sl │ │ │ │ @ instruction: 0xf18a695c │ │ │ │ - blls 137d58 <__read_chk@plt+0xd2984> │ │ │ │ + blls 137b18 <__read_chk@plt+0xd2744> │ │ │ │ eorvs r2, r0, r0, lsl #4 │ │ │ │ subsvs r6, sl, fp, asr r9 │ │ │ │ stcls 6, cr14, [r2], {167} @ 0xa7 │ │ │ │ @ instruction: 0xf1712008 │ │ │ │ - blls 13760c <__read_chk@plt+0xd2238> │ │ │ │ + blls 1373cc <__read_chk@plt+0xd1ff8> │ │ │ │ @ instruction: 0xf8da61a0 │ │ │ │ ldmibvs ip, {r4} │ │ │ │ - ldc2 1, cr15, [r8, #-552]! @ 0xfffffdd8 │ │ │ │ + stc2 1, cr15, [r8], #552 @ 0x228 │ │ │ │ andcs r9, r0, #2048 @ 0x800 │ │ │ │ ldmibvs fp, {r5, sp, lr} │ │ │ │ @ instruction: 0xe69d605a │ │ │ │ andcs r4, r4, #58368 @ 0xe400 │ │ │ │ andls r2, r0, r3, lsl #2 │ │ │ │ @ instruction: 0x4610447b │ │ │ │ - ldc2 1, cr15, [r4, #-292] @ 0xfffffedc │ │ │ │ + ldc2l 1, cr15, [ip], {73} @ 0x49 │ │ │ │ @ instruction: 0xf1714620 │ │ │ │ - stmdage r2, {r0, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdage r2, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ mcr2 7, 0, pc, cr10, cr15, {7} @ │ │ │ │ ldr r2, [ip, -r0]! │ │ │ │ eorsle r2, r7, r0, lsl #26 │ │ │ │ stmdblt fp, {r0, r1, r3, r5, fp, ip, sp, lr} │ │ │ │ ldrbtmi r4, [sp], #-3376 @ 0xfffff2d0 │ │ │ │ andcs r9, r8, r2, lsl #24 │ │ │ │ - blx 1334e5a <__read_chk@plt+0x12cfa86> │ │ │ │ + blx fef34e58 <__read_chk@plt+0xfeecfa84> │ │ │ │ rsbvs r9, r0, #2048 @ 0x800 │ │ │ │ bvs 178a13c <__read_chk@plt+0x1724d68> │ │ │ │ - ldc2 1, cr15, [r2, #-552] @ 0xfffffdd8 │ │ │ │ + stc2 1, cr15, [r2], {138} @ 0x8a │ │ │ │ stmdals r2, {r0, r1, r9, sl, lr} │ │ │ │ eorvs r2, r3, r0, lsl #4 │ │ │ │ subsvs r6, sl, r3, asr #20 │ │ │ │ ldrtmi lr, [r8], -r5, lsr #14 │ │ │ │ - @ instruction: 0xf9c2f171 │ │ │ │ + @ instruction: 0xf932f171 │ │ │ │ blcs 9f4d4 <__read_chk@plt+0x3a100> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr7, cr15, {1} │ │ │ │ @ instruction: 0xf1714648 │ │ │ │ - @ instruction: 0xf8daf9bb │ │ │ │ + @ instruction: 0xf8daf92b │ │ │ │ @ instruction: 0xf8da3018 │ │ │ │ cdpcs 0, 0, cr5, cr0, cr8, {0} │ │ │ │ svcge 0x0023f43f │ │ │ │ @ instruction: 0x4628e672 │ │ │ │ ldmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - ldc2l 1, cr15, [r4], #552 @ 0x228 │ │ │ │ + stc2l 1, cr15, [r4], #-552 @ 0xfffffdd8 │ │ │ │ strt r4, [lr], r7, lsl #12 │ │ │ │ @ instruction: 0xf171a805 │ │ │ │ - strb pc, [r4, -r9, lsr #19]! @ │ │ │ │ + @ instruction: 0xe764f919 │ │ │ │ strb r9, [r4, r7, lsl #22]! │ │ │ │ tstvs sl, r2, lsl #18 │ │ │ │ str r6, [r1, fp, lsl #1] │ │ │ │ ldrbtmi r4, [sp], #-3350 @ 0xfffff2ea │ │ │ │ strtmi lr, [r6], -r8, asr #15 │ │ │ │ strdcs lr, [r4], -r9 │ │ │ │ @ instruction: 0xf10de6c2 │ │ │ │ @@ -19797,20 +19797,20 @@ │ │ │ │ strb r6, [r9, -sl, lsl #1]! │ │ │ │ str r2, [r5, -r4] │ │ │ │ str r9, [r3, -r2, lsl #22]! │ │ │ │ str r4, [r1, -r2, lsl #12]! │ │ │ │ stmda r4, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq r6, sl, lr, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r7, [r0], -r8 │ │ │ │ - mlaseq r3, lr, r2, r3 │ │ │ │ + eorseq r7, r0, ip, asr r9 │ │ │ │ + eorseq r3, r3, r2, lsr r1 │ │ │ │ eorseq r6, sl, r6, lsl #3 │ │ │ │ - eorseq r1, r3, ip, asr r4 │ │ │ │ - ldrhteq r3, [r3], -r6 │ │ │ │ - eorseq r3, r3, sl, asr #32 │ │ │ │ + ldrshteq r1, [r3], -r0 │ │ │ │ + eorseq r2, r3, sl, asr #30 │ │ │ │ + ldrsbteq r2, [r3], -lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ @ instruction: 0xf8dfb093 │ │ │ │ @ instruction: 0xf8df3528 │ │ │ │ strcs r0, [r0], #-1320 @ 0xfffffad8 │ │ │ │ @@ -19822,24 +19822,24 @@ │ │ │ │ bcs 79588 <__read_chk@plt+0x141b4> │ │ │ │ addhi pc, r8, r0 │ │ │ │ streq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldcge 6, cr4, [r0, #-544] @ 0xfffffde0 │ │ │ │ ldrbtmi r2, [r8], #-778 @ 0xfffffcf6 │ │ │ │ subcc pc, r0, sp, lsr #17 │ │ │ │ @ instruction: 0xf88d4692 │ │ │ │ - @ instruction: 0xf0df4042 │ │ │ │ - strbmi pc, [r1], -r9, lsl #16 @ │ │ │ │ + @ instruction: 0xf0de4042 │ │ │ │ + @ instruction: 0x4641ffd1 │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ - @ instruction: 0xf0df74f4 │ │ │ │ - @ instruction: 0xf8dff803 │ │ │ │ + @ instruction: 0xf0de74f4 │ │ │ │ + @ instruction: 0xf8dfffcb │ │ │ │ @ instruction: 0x464104f0 │ │ │ │ ldrbtmi r4, [r8], #-1151 @ 0xfffffb81 │ │ │ │ - @ instruction: 0xfffcf0de │ │ │ │ + @ instruction: 0xffc4f0de │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - @ instruction: 0xfff8f0de │ │ │ │ + @ instruction: 0xffc0f0de │ │ │ │ strls r4, [r7], #-1571 @ 0xfffff9dd │ │ │ │ blcc dddf4 <__read_chk@plt+0x78a20> │ │ │ │ stmdale r4, {r0, r2, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ @ instruction: 0x8d9ba909 │ │ │ │ @ instruction: 0xf8da717f │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ @@ -19852,47 +19852,47 @@ │ │ │ │ addshi pc, r5, r0 │ │ │ │ strtls pc, [r4], #2271 @ 0x8df │ │ │ │ ldrbtmi r2, [r9], #1281 @ 0x501 │ │ │ │ strtcc pc, [r0], #2271 @ 0x8df │ │ │ │ stmdbls r8, {r1, r9, sl, sp} │ │ │ │ vst2. {d21-d22}, [pc], ip │ │ │ │ strtmi r4, [r0], -r0, lsr #3 │ │ │ │ - cdp2 0, 10, cr15, cr12, cr14, {6} │ │ │ │ - mrc2 1, 7, pc, cr14, cr4, {2} │ │ │ │ + cdp2 0, 7, cr15, cr4, cr14, {6} │ │ │ │ + mcr2 1, 6, pc, cr6, cr4, {2} @ │ │ │ │ movslt r9, ip │ │ │ │ strbmi r2, [fp], -fp, asr #4 │ │ │ │ stmib sp, {r0, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1537600 │ │ │ │ - andls pc, fp, r7, ror #21 │ │ │ │ + andls pc, fp, pc, lsr #21 │ │ │ │ @ instruction: 0x4641b150 │ │ │ │ - @ instruction: 0xffbef0de │ │ │ │ + @ instruction: 0xff86f0de │ │ │ │ @ instruction: 0xf171a80b │ │ │ │ - stccs 8, cr15, [r1, #-1004] @ 0xfffffc14 │ │ │ │ + stccs 8, cr15, [r1, #-428] @ 0xfffffe54 │ │ │ │ blls 268650 <__read_chk@plt+0x20327c> │ │ │ │ movwls r3, #29441 @ 0x7301 │ │ │ │ @ instruction: 0xf171a80c │ │ │ │ - @ instruction: 0xf85bf8f3 │ │ │ │ + @ instruction: 0xf85bf863 │ │ │ │ bcs 84668 <__read_chk@plt+0x1f294> │ │ │ │ stclne 1, cr13, [fp], #-876 @ 0xfffffc94 │ │ │ │ @ instruction: 0xd1b62d06 │ │ │ │ @ instruction: 0x0010f8da │ │ │ │ tstlt r0, r9, lsl #26 │ │ │ │ blcs 96a78 <__read_chk@plt+0x316a4> │ │ │ │ blls 26d044 <__read_chk@plt+0x207c70> │ │ │ │ rsble r2, r8, r0, lsl #22 │ │ │ │ ldrteq pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r8], #-1601 @ 0xfffff9bf │ │ │ │ - @ instruction: 0xff9cf0de │ │ │ │ + @ instruction: 0xff64f0de │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - @ instruction: 0xff98f0de │ │ │ │ + @ instruction: 0xff60f0de │ │ │ │ strteq pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r8], #-1601 @ 0xfffff9bf │ │ │ │ - @ instruction: 0xff92f0de │ │ │ │ + @ instruction: 0xff5af0de │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - @ instruction: 0xff8ef0de │ │ │ │ + @ instruction: 0xff56f0de │ │ │ │ ldrcs pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [sl], #-3069 @ 0xfffff403 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ @@ -19929,19 +19929,19 @@ │ │ │ │ rscle r0, ip, r0, lsl #30 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ rscle r2, r8, r0, lsl #20 │ │ │ │ orrls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [r9], #1282 @ 0x502 │ │ │ │ stmiami r2!, {r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-1601 @ 0xfffff9bf │ │ │ │ - @ instruction: 0xff34f0de │ │ │ │ + mrc2 0, 7, pc, cr12, cr14, {6} │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - @ instruction: 0xff30f0de │ │ │ │ + mrc2 0, 7, pc, cr8, cr14, {6} │ │ │ │ @ instruction: 0xf154e78c │ │ │ │ - @ instruction: 0xf8dafe5f │ │ │ │ + @ instruction: 0xf8dafe27 │ │ │ │ andls r3, sp, r8 │ │ │ │ ldmdavc sl, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldrmi r8, [r3], -sp, ror #1 │ │ │ │ ldrdeq pc, [ip], -sl │ │ │ │ stmdacs r0, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ @@ -19970,29 +19970,29 @@ │ │ │ │ @ instruction: 0xf7ec33ff │ │ │ │ blmi ff0f31d4 <__read_chk@plt+0xff08de00> │ │ │ │ strtmi r2, [r0], -fp, asr #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ @ instruction: 0x46114bbe │ │ │ │ @ instruction: 0xf153447b │ │ │ │ - strmi pc, [r6], -r7, lsl #20 │ │ │ │ + strmi pc, [r6], -pc, asr #19 │ │ │ │ cmplt r0, fp │ │ │ │ strcs r9, [r1], -r7, lsl #22 │ │ │ │ blx fed4a504 <__read_chk@plt+0xfece5130> │ │ │ │ @ instruction: 0xf0def783 │ │ │ │ - stmdage fp, {r0, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf171097f │ │ │ │ - blls 3f6c64 <__read_chk@plt+0x391890> │ │ │ │ + stmdage fp, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf170097f │ │ │ │ + blls 3f8a24 <__read_chk@plt+0x393650> │ │ │ │ stmdage sp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf810f171 │ │ │ │ + @ instruction: 0xff80f170 │ │ │ │ tstlt r3, lr, lsl #22 │ │ │ │ - @ instruction: 0xf171a80e │ │ │ │ - blls 476c50 <__read_chk@plt+0x41187c> │ │ │ │ + @ instruction: 0xf170a80e │ │ │ │ + blls 478a10 <__read_chk@plt+0x41363c> │ │ │ │ stmdage pc, {r0, r1, r4, r8, ip, sp, pc} @ │ │ │ │ - @ instruction: 0xf806f171 │ │ │ │ + @ instruction: 0xff76f170 │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ cdpcs 15, 0, cr10, cr0, cr11, {1} │ │ │ │ svcge 0x001bf43f │ │ │ │ andcc lr, r2, #3571712 @ 0x368000 │ │ │ │ rsble r2, r9, r0, lsl #22 │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, ip, sp, lr} │ │ │ │ bcs acdbc <__read_chk@plt+0x479e8> │ │ │ │ @@ -20010,28 +20010,28 @@ │ │ │ │ bmi fe8092f8 <__read_chk@plt+0xfe7a3f24> │ │ │ │ andvs lr, r4, sp, asr #19 │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7ec2201 │ │ │ │ strtmi lr, [r0], -r4, lsr #18 │ │ │ │ - stc2l 1, cr15, [r4, #336] @ 0x150 │ │ │ │ + stc2 1, cr15, [ip, #336] @ 0x150 │ │ │ │ stmdacs r0, {r2, r3, ip, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @ instruction: 0x21024b95 │ │ │ │ ldrbtmi r2, [fp], #-587 @ 0xfffffdb5 │ │ │ │ smlabtcc r0, sp, r9, lr │ │ │ │ @ instruction: 0x46114b93 │ │ │ │ @ instruction: 0xf153447b │ │ │ │ - andls pc, fp, r7, lsr #19 │ │ │ │ + andls pc, fp, pc, ror #18 │ │ │ │ strbmi fp, [r1], -r8, lsr #2 │ │ │ │ - mrc2 0, 3, pc, cr14, cr14, {6} │ │ │ │ + mcr2 0, 2, pc, cr6, cr14, {6} @ │ │ │ │ @ instruction: 0xf170a80b │ │ │ │ - stmdage ip, {r0, r1, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffb8f170 │ │ │ │ + stmdage ip, {r0, r1, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff28f170 │ │ │ │ blcs b2844 <__read_chk@plt+0x4d470> │ │ │ │ adchi pc, r0, r0 │ │ │ │ bcs 96d3c <__read_chk@plt+0x31968> │ │ │ │ addshi pc, r6, r0, asr #32 │ │ │ │ ldrbtmi r4, [fp], #-2952 @ 0xfffff478 │ │ │ │ @ instruction: 0x4618461a │ │ │ │ @ instruction: 0xe7664619 │ │ │ │ @@ -20057,17 +20057,17 @@ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ blcs a49f8 <__read_chk@plt+0x3f624> │ │ │ │ svcge 0x0032f47f │ │ │ │ ldrbtmi r4, [fp], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0x4618461a │ │ │ │ @ instruction: 0xe7344619 │ │ │ │ @ instruction: 0xf1544618 │ │ │ │ - strmi pc, [r3], -r7, ror #26 │ │ │ │ + strmi pc, [r3], -pc, lsr #26 │ │ │ │ @ instruction: 0xf154e70e │ │ │ │ - strmi pc, [r1], -r3, ror #26 │ │ │ │ + strmi pc, [r1], -fp, lsr #26 │ │ │ │ movwvs lr, #55773 @ 0xd9dd │ │ │ │ cdpcs 0, 0, cr9, cr0, cr15, {0} │ │ │ │ ldmdavc r2!, {r0, r1, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x4e6bb90a │ │ │ │ blcs 89f64 <__read_chk@plt+0x24b90> │ │ │ │ ldmdavc sl, {r6, ip, lr, pc} │ │ │ │ rsbsle r2, r3, r0, lsl #20 │ │ │ │ @@ -20141,74 +20141,74 @@ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf8dfadb2 │ │ │ │ strcs r9, [r0, #-256] @ 0xffffff00 │ │ │ │ ldr r4, [fp, #1273]! @ 0x4f9 │ │ │ │ eorseq r5, sl, r4, lsl pc │ │ │ │ eorseq r5, sl, r0, lsl pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r4, sp, sl, lsl fp │ │ │ │ - @ instruction: 0x001de5dc │ │ │ │ - andseq r4, sp, r2, lsl #22 │ │ │ │ - andseq r4, sp, r2, ror sl │ │ │ │ + @ instruction: 0x001d49f2 │ │ │ │ + andseq lr, sp, r0, lsl #9 │ │ │ │ + @ instruction: 0x001d49da │ │ │ │ + andseq r4, sp, sl, asr #18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r4, sp, r2, ror #20 │ │ │ │ - andseq r4, sp, sl, asr sl │ │ │ │ + andseq r4, sp, sl, lsr r9 │ │ │ │ + andseq r4, sp, r2, lsr r9 │ │ │ │ eorseq r5, sl, r2, ror #27 │ │ │ │ - andseq r4, sp, sl, lsr #19 │ │ │ │ - mulseq sp, r6, r9 │ │ │ │ - andseq r4, sp, r2, lsl #19 │ │ │ │ - andseq r4, sp, lr, ror #18 │ │ │ │ - andseq r4, sp, r6, ror #18 │ │ │ │ - andseq r4, sp, r2, lsl #19 │ │ │ │ - eorseq r2, r3, r2, lsr #27 │ │ │ │ - mlaseq r3, r6, sp, r2 │ │ │ │ - @ instruction: 0x001e6bd0 │ │ │ │ - @ instruction: 0x001de3b4 │ │ │ │ - @ instruction: 0x001d48dc │ │ │ │ - eorseq r2, r3, sl, ror #25 │ │ │ │ - andseq lr, sp, r8, lsr #6 │ │ │ │ - andseq r6, lr, sl, lsl fp │ │ │ │ - @ instruction: 0x001de2f2 │ │ │ │ - andseq r4, sp, ip, asr #15 │ │ │ │ - eorseq r2, r3, r6, ror #24 │ │ │ │ - eorseq r2, r3, ip, asr #24 │ │ │ │ - eorseq r2, r3, r4, asr #24 │ │ │ │ - eorseq r2, r3, r2, lsr ip │ │ │ │ - eorseq r2, r3, r0, lsr #24 │ │ │ │ - eorseq r2, r3, r2, lsl #24 │ │ │ │ + andseq r4, sp, r2, lsl #17 │ │ │ │ + andseq r4, sp, lr, ror #16 │ │ │ │ + andseq r4, sp, sl, asr r8 │ │ │ │ + andseq r4, sp, r6, asr #16 │ │ │ │ + andseq r4, sp, lr, lsr r8 │ │ │ │ + andseq r4, sp, sl, asr r8 │ │ │ │ + eorseq r2, r3, r6, lsr ip │ │ │ │ + eorseq r2, r3, sl, lsr #24 │ │ │ │ + andseq r6, lr, r4, ror sl │ │ │ │ + andseq lr, sp, r8, asr r2 │ │ │ │ + @ instruction: 0x001d47b4 │ │ │ │ + eorseq r2, r3, lr, ror fp │ │ │ │ + andseq lr, sp, ip, asr #3 │ │ │ │ + @ instruction: 0x001e69be │ │ │ │ + mulseq sp, r6, r1 │ │ │ │ + andseq r4, sp, r4, lsr #13 │ │ │ │ + ldrshteq r2, [r3], -sl │ │ │ │ + eorseq r2, r3, r0, ror #21 │ │ │ │ ldrsbteq r2, [r3], -r8 │ │ │ │ - ldrdeq pc, [r2], -r6 @ │ │ │ │ - ldrhteq r2, [r3], -lr │ │ │ │ + eorseq r2, r3, r6, asr #21 │ │ │ │ + ldrhteq r2, [r3], -r4 │ │ │ │ + mlaseq r3, r6, sl, r2 │ │ │ │ + eorseq r2, r3, ip, ror #20 │ │ │ │ + eoreq pc, r2, sl, ror r2 @ │ │ │ │ + eorseq r2, r3, r2, asr sl │ │ │ │ + eorseq r2, r3, sl, asr #20 │ │ │ │ + eoreq pc, r2, sl, ror #4 │ │ │ │ + eorseq r2, r3, lr, lsr sl │ │ │ │ + eorseq r2, r3, r6, lsr sl │ │ │ │ + eorseq r2, r3, sl, lsr #20 │ │ │ │ + eorseq r2, r3, r6, lsl sl │ │ │ │ + eoreq pc, r2, r8, lsr r2 @ │ │ │ │ + andseq lr, sp, lr, rrx │ │ │ │ + eorseq r2, r3, r4, lsl #20 │ │ │ │ + ldrshteq r2, [r3], -r4 │ │ │ │ + eoreq pc, r2, r6, lsl r2 @ │ │ │ │ + eorseq r2, r3, r8, ror #19 │ │ │ │ + ldrsbteq r2, [r3], -ip │ │ │ │ + ldrsbteq r2, [r3], -r4 │ │ │ │ + eorseq r2, r3, ip, asr #19 │ │ │ │ + eoreq pc, r2, lr, ror #3 │ │ │ │ + eorseq r2, r3, r2, asr #19 │ │ │ │ ldrhteq r2, [r3], -r6 │ │ │ │ - eoreq pc, r2, r6, asr #7 │ │ │ │ - eorseq r2, r3, sl, lsr #23 │ │ │ │ - eorseq r2, r3, r2, lsr #23 │ │ │ │ - mlaseq r3, r6, fp, r2 │ │ │ │ - eorseq r2, r3, r2, lsl #23 │ │ │ │ - mlaeq r2, r4, r3, pc @ │ │ │ │ - andseq lr, sp, sl, asr #3 │ │ │ │ - eorseq r2, r3, r0, ror fp │ │ │ │ - eorseq r2, r3, r0, ror #22 │ │ │ │ - eoreq pc, r2, r2, ror r3 @ │ │ │ │ - eorseq r2, r3, r4, asr fp │ │ │ │ - eorseq r2, r3, r8, asr #22 │ │ │ │ - eorseq r2, r3, r0, asr #22 │ │ │ │ - eorseq r2, r3, r8, lsr fp │ │ │ │ - eoreq pc, r2, sl, asr #6 │ │ │ │ - eorseq r2, r3, lr, lsr #22 │ │ │ │ - eorseq r2, r3, r2, lsr #22 │ │ │ │ - eorseq r2, r3, r2, lsl fp │ │ │ │ - eoreq pc, r2, r4, lsr #6 │ │ │ │ - eorseq r2, r3, r8, lsl #22 │ │ │ │ - ldrshteq r2, [r3], -r8 │ │ │ │ - eoreq pc, r2, sl, lsl #6 │ │ │ │ - eorseq r2, r3, lr, ror #21 │ │ │ │ - ldrsbteq r2, [r3], -sl │ │ │ │ - ldrsbteq r2, [r3], -r2 │ │ │ │ - andseq r4, sp, r0, lsl r6 │ │ │ │ + eorseq r2, r3, r6, lsr #19 │ │ │ │ + eoreq pc, r2, r8, asr #3 │ │ │ │ + mlaseq r3, ip, r9, r2 │ │ │ │ + eorseq r2, r3, ip, lsl #19 │ │ │ │ + eoreq pc, r2, lr, lsr #3 │ │ │ │ + eorseq r2, r3, r2, lsl #19 │ │ │ │ + eorseq r2, r3, lr, ror #18 │ │ │ │ + eorseq r2, r3, r6, ror #18 │ │ │ │ + andseq r4, sp, r8, ror #9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @ instruction: 0xf8dfb099 │ │ │ │ ldrmi r3, [r6], -r4, ror #10 │ │ │ │ ldrbtmi r2, [fp], #-1024 @ 0xfffffc00 │ │ │ │ @@ -20219,202 +20219,202 @@ │ │ │ │ ldrbtmi r3, [sl], #-1364 @ 0xfffffaac │ │ │ │ strmi lr, [sp], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8df9412 │ │ │ │ ldmpl r3, {r2, r3, r6, r8, sl, ip}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9317 │ │ │ │ @ instruction: 0xf1690300 │ │ │ │ - stmiblt lr, {r0, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiblt lr, {r0, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c44628 │ │ │ │ - stmvs r3, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r1, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ blcs c7c00 <__read_chk@plt+0x6282c> │ │ │ │ sbcshi pc, lr, r0, asr #4 │ │ │ │ @ instruction: 0xf8df2400 │ │ │ │ @ instruction: 0xf8df2528 │ │ │ │ ldrbtmi r3, [sl], #-1308 @ 0xfffffae4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbshi pc, lr, #64 @ 0x40 │ │ │ │ andslt r4, r9, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - @ instruction: 0xf958f181 │ │ │ │ + @ instruction: 0xf8c8f181 │ │ │ │ strcc pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ strmi r9, [r5], -r7, lsl #20 │ │ │ │ @ instruction: 0xf852900d │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ blcs c50d4 <__read_chk@plt+0x5fd00> │ │ │ │ adcshi pc, r8, r0, lsl #6 │ │ │ │ ldrbteq pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf18a4478 │ │ │ │ - mvnvs pc, r9, asr #18 │ │ │ │ - @ instruction: 0xf968f181 │ │ │ │ + strhvs pc, [r8, #137]! @ 0x89 @ │ │ │ │ + @ instruction: 0xf8d8f181 │ │ │ │ movwcs r4, #5637 @ 0x1605 │ │ │ │ andhi r9, r3, lr │ │ │ │ - @ instruction: 0xf994f181 │ │ │ │ + @ instruction: 0xf904f181 │ │ │ │ mvnvs r9, #14336 @ 0x3800 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ blvs ff7ca890 <__read_chk@plt+0xff7654bc> │ │ │ │ @ instruction: 0xf1498029 │ │ │ │ - msrvs SPSR_f, #11712 @ 0x2dc0 │ │ │ │ + msrvs SPSR_f, #8128 @ 0x1fc0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blls 419890 <__read_chk@plt+0x3b44bc> │ │ │ │ @ instruction: 0x4631ae13 │ │ │ │ addvc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf12d6bdd │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81b1f040 │ │ │ │ blge 51f0c0 <__read_chk@plt+0x4b9cec> │ │ │ │ orrlt r9, r0, r9, lsl #6 │ │ │ │ strtne pc, [r0], #2271 @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ bls 5344d4 <__read_chk@plt+0x4cf100> │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ andls r6, r0, #598016 @ 0x92000 │ │ │ │ ldrmi r2, [r0], -r4, lsl #4 │ │ │ │ - @ instruction: 0xf8fef149 │ │ │ │ + @ instruction: 0xf8c6f149 │ │ │ │ movwcs r9, #2066 @ 0x812 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ stmib sp, {r9, ip, pc}^ │ │ │ │ andcs r3, r2, #67108864 @ 0x4000000 │ │ │ │ - @ instruction: 0xf80af0dc │ │ │ │ + @ instruction: 0xffd2f0db │ │ │ │ cmnlt r0, pc │ │ │ │ cmplt fp, r3, lsl #16 │ │ │ │ strmi r9, [r1], -lr, lsl #22 │ │ │ │ blvs 169402c <__read_chk@plt+0x162ec58> │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf170a80f │ │ │ │ - @ instruction: 0xe00afdb7 │ │ │ │ + and pc, sl, r7, lsr #26 │ │ │ │ @ instruction: 0xf170a80f │ │ │ │ - blls 4387a0 <__read_chk@plt+0x3d33cc> │ │ │ │ + blls 438560 <__read_chk@plt+0x3d318c> │ │ │ │ strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-3035 @ 0xfffff425 │ │ │ │ stmibvs r3, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ ldmdals r2, {r2, r4, r5, pc} │ │ │ │ - blx 2b55d2 <__read_chk@plt+0x2501fe> │ │ │ │ + blx ff4b55d0 <__read_chk@plt+0xff4501fc> │ │ │ │ eorseq pc, r0, r8, asr #17 │ │ │ │ - @ instruction: 0xf93cf181 │ │ │ │ + @ instruction: 0xf8acf181 │ │ │ │ strmi r6, [r5], -r8, lsr #10 │ │ │ │ movcs pc, #1325400064 @ 0x4f000000 │ │ │ │ andvs r9, r3, sl │ │ │ │ @ instruction: 0xf1399812 │ │ │ │ - strdvs pc, [r8], #171 @ 0xab @ │ │ │ │ + rscvs pc, r8, r3, asr #21 │ │ │ │ ldreq pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf18a4478 │ │ │ │ - blls 2b7478 <__read_chk@plt+0x2520a4> │ │ │ │ + blls 2b7238 <__read_chk@plt+0x251e64> │ │ │ │ blcs 912b8 <__read_chk@plt+0x2bee4> │ │ │ │ msrhi SPSR_fs, r0 │ │ │ │ bls 24c118 <__read_chk@plt+0x1e6d44> │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ ldrdcs pc, [ip], -fp @ │ │ │ │ mcrrle 10, 0, r2, r7, cr1 │ │ │ │ strcs r4, [r0, #-2303] @ 0xfffff701 │ │ │ │ @ instruction: 0xf18a4478 │ │ │ │ - blls 337454 <__read_chk@plt+0x2d2080> │ │ │ │ + blls 337214 <__read_chk@plt+0x2d1e40> │ │ │ │ ldmibmi lr!, {r0, r2, r3, r4, r5, r6, r7, r9, fp, lr}^ │ │ │ │ @ instruction: 0x61184698 │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xf8404479 │ │ │ │ @ instruction: 0xf1435f08 │ │ │ │ - @ instruction: 0x4629fbb5 │ │ │ │ + @ instruction: 0x4629fb7d │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - ldc2 1, cr15, [r6, #-292]! @ 0xfffffedc │ │ │ │ + ldc2l 1, cr15, [lr], #292 @ 0x124 │ │ │ │ eorseq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmibmi r5!, {r3, r4, r7, r8, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ andcs lr, r4, #160, 24 @ 0xa000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf08a2005 │ │ │ │ - strcs pc, [r0], #-2945 @ 0xfffff47f │ │ │ │ + strcs pc, [r0], #-2889 @ 0xfffff4b7 │ │ │ │ tstlt r3, sp, lsl #22 │ │ │ │ @ instruction: 0xf181a80d │ │ │ │ - blls 43808c <__read_chk@plt+0x3d2cb8> │ │ │ │ + blls 437e4c <__read_chk@plt+0x3d2a78> │ │ │ │ stmdage lr, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - ldc2l 1, cr15, [r8, #272] @ 0x110 │ │ │ │ + stc2 1, cr15, [r0, #272]! @ 0x110 │ │ │ │ @ instruction: 0xf12e9809 │ │ │ │ - str pc, [r8, -fp, lsr #26]! │ │ │ │ + @ instruction: 0xe728fcf3 │ │ │ │ ldrbtmi r4, [r8], #-2280 @ 0xfffff718 │ │ │ │ - @ instruction: 0xf892f18a │ │ │ │ + @ instruction: 0xf802f18a │ │ │ │ strb r6, [r7, -r8, ror #3] │ │ │ │ @ instruction: 0xf7ee4628 │ │ │ │ strmi pc, [r4], -r3, lsl #26 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - @ instruction: 0xf1818199 │ │ │ │ - strmi pc, [r5], -r5, lsl #17 │ │ │ │ + @ instruction: 0xf1808199 │ │ │ │ + @ instruction: 0x4605fff5 │ │ │ │ ldr r9, [r5, -sp]! │ │ │ │ strcs r4, [r0, #-2272] @ 0xfffff720 │ │ │ │ - @ instruction: 0xf18a4478 │ │ │ │ - blls 3373c4 <__read_chk@plt+0x2d1ff0> │ │ │ │ + @ instruction: 0xf1894478 │ │ │ │ + blls 339184 <__read_chk@plt+0x2d3db0> │ │ │ │ ldmibmi pc, {r1, r2, r3, r4, r6, r7, r9, fp, lr}^ @ │ │ │ │ @ instruction: 0x61184698 │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xf8404479 │ │ │ │ @ instruction: 0xf1435f08 │ │ │ │ - strtmi pc, [r9], -sp, ror #22 │ │ │ │ + @ instruction: 0x4629fb35 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - stc2l 1, cr15, [lr], #292 @ 0x124 │ │ │ │ + ldc2 1, cr15, [r6], #292 @ 0x124 │ │ │ │ @ instruction: 0xf8c84601 │ │ │ │ stmdacs r0, {r2, r4, r5} │ │ │ │ ldmdage r0, {r0, r1, r2, r4, r5, r7, ip, lr, pc} │ │ │ │ - blx fe1b5572 <__read_chk@plt+0xfe15019e> │ │ │ │ + blx 13b5572 <__read_chk@plt+0x135019e> │ │ │ │ ldrdcs pc, [r8], -fp │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ @ instruction: 0xf04f80ac │ │ │ │ strbmi r0, [r1], r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ beq 2b3e1c <__read_chk@plt+0x24ea48> │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ svcvs 0x005bb1eb │ │ │ │ tstls r3, #0, 10 │ │ │ │ @ instruction: 0xf0c84630 │ │ │ │ - @ instruction: 0x4601f8db │ │ │ │ + strmi pc, [r1], -r3, lsr #17 │ │ │ │ eorsle r1, r1, r2, asr #24 │ │ │ │ @ instruction: 0xf8dabb85 │ │ │ │ @ instruction: 0xf0c60014 │ │ │ │ - stmibvs r3, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmibvs r3, {r0, r1, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ strmi r6, [r4], -r5, lsl #17 │ │ │ │ tstle r4, r1, lsl #22 │ │ │ │ stmdavc fp!, {r0, r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0x463080bb │ │ │ │ - @ instruction: 0xf8c6f0c8 │ │ │ │ + @ instruction: 0xf88ef0c8 │ │ │ │ mcrrne 6, 0, r4, r8, cr1 │ │ │ │ @ instruction: 0xf8dbd1eb │ │ │ │ @ instruction: 0xf1093008 │ │ │ │ ldrmi r0, [r9, #2305] @ 0x901 │ │ │ │ smlawbhi pc, r0, r2, pc @ │ │ │ │ stmvc r8, {r3, r8, sl, ip, sp, lr, pc} │ │ │ │ stccs 7, cr14, [r0, #-832] @ 0xfffffcc0 │ │ │ │ stccc 0, cr13, [r4, #-948] @ 0xfffffc4c │ │ │ │ svceq 0x0004f855 │ │ │ │ rscle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf1512140 │ │ │ │ - stmdacs r0, {r0, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630d1f6 │ │ │ │ @ instruction: 0xf0c82501 │ │ │ │ - strmi pc, [r1], -r9, lsr #17 │ │ │ │ + @ instruction: 0x4601f871 │ │ │ │ bicle r1, sp, r2, asr #24 │ │ │ │ ldrdcc pc, [r8], -fp │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ @ instruction: 0xf508810f │ │ │ │ stccs 8, cr7, [r0, #-544] @ 0xfffffde0 │ │ │ │ stmibmi sl!, {r1, r4, r5, r7, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1280 @ 0xfffffb00 │ │ │ │ bl 3725c │ │ │ │ bls 24c150 <__read_chk@plt+0x1e6d7c> │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r8, sp}^ │ │ │ │ strls r2, [r0, #-632] @ 0xfffffd88 │ │ │ │ @ instruction: 0xf066930b │ │ │ │ - ldmdacs r8!, {r0, r4, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r8!, {r0, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rscshi pc, sp, r0 │ │ │ │ subpl pc, r0, #29360128 @ 0x1c00000 │ │ │ │ ldrbeq pc, [r9, #-416]! @ 0xfffffe60 @ │ │ │ │ @ instruction: 0xf585fab5 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ @ instruction: 0xf043096d │ │ │ │ @ instruction: 0xf8820304 │ │ │ │ @@ -20428,90 +20428,90 @@ │ │ │ │ @ instruction: 0xac110a00 │ │ │ │ @ instruction: 0xf8db46d1 │ │ │ │ bl 145308 <__read_chk@plt+0xdff34> │ │ │ │ @ instruction: 0xf8d8080a │ │ │ │ mvnlt r3, r4, lsl r0 │ │ │ │ tstls r3, #364 @ 0x16c │ │ │ │ @ instruction: 0xf8d8e013 │ │ │ │ - @ instruction: 0xf0c60014 │ │ │ │ - strtmi pc, [sl], -r1, lsr #16 │ │ │ │ + @ instruction: 0xf0c50014 │ │ │ │ + strtmi pc, [sl], -r9, ror #31 │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf902f7ff │ │ │ │ andsls r4, r1, r2, lsl #12 │ │ │ │ suble r2, sp, r0, lsl #16 │ │ │ │ ldmdbls r0, {r3, r4, r5, r9, sl, lr} │ │ │ │ blx 437336 <__read_chk@plt+0x3d1f62> │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ ldrtmi pc, [r0], -r9, lsr #17 @ │ │ │ │ - @ instruction: 0xf84af0c8 │ │ │ │ + @ instruction: 0xf812f0c8 │ │ │ │ mcrrne 6, 0, r4, r3, cr1 │ │ │ │ @ instruction: 0xf8dbd1e5 │ │ │ │ @ instruction: 0xf1093008 │ │ │ │ @ instruction: 0xf50a0901 │ │ │ │ strbmi r7, [fp, #-2696] @ 0xfffff578 │ │ │ │ stcls 12, cr13, [sl], {211} @ 0xd3 │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ @ instruction: 0xf1414620 │ │ │ │ - ldmdbmi fp!, {r0, r2, r3, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi fp!, {r0, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - blx ffbb587c <__read_chk@plt+0xffb504a8> │ │ │ │ + blx fedb587c <__read_chk@plt+0xfed504a8> │ │ │ │ @ instruction: 0xf14a6b60 │ │ │ │ - @ instruction: 0xf7ebf87d │ │ │ │ + @ instruction: 0xf7ebf845 │ │ │ │ strmi lr, [r3], -r2, lsr #27 │ │ │ │ strbtvs r6, [r3], #-2912 @ 0xfffff4a0 │ │ │ │ - blx ff6b56fc <__read_chk@plt+0xff650328> │ │ │ │ + blx fe8b56fc <__read_chk@plt+0xfe850328> │ │ │ │ @ instruction: 0x9c0d4974 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7eb2000 │ │ │ │ movwcs lr, #2958 @ 0xb8e │ │ │ │ stmib sp, {r1, r9, sl, lr}^ │ │ │ │ strtmi r3, [r0], -r4, lsl #6 │ │ │ │ movwcc lr, #10701 @ 0x29cd │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ blls 5237e0 <__read_chk@plt+0x4be40c> │ │ │ │ @ instruction: 0xf0822401 │ │ │ │ - @ instruction: 0xf897fc4b │ │ │ │ + @ instruction: 0xf897fc13 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ @ instruction: 0xe6df30f4 │ │ │ │ cmpcs r0, r8, lsr #12 │ │ │ │ - mrc2 1, 1, pc, cr4, cr1, {2} │ │ │ │ + ldc2l 1, cr15, [ip, #324]! @ 0x144 │ │ │ │ @ instruction: 0xf580fab0 │ │ │ │ str r0, [r7, -sp, ror #18]! │ │ │ │ blvs 169fff8 <__read_chk@plt+0x163ac24> │ │ │ │ - blx fecb574c <__read_chk@plt+0xfec50378> │ │ │ │ + blx 1eb574c <__read_chk@plt+0x1e50378> │ │ │ │ blge 532f1c <__read_chk@plt+0x4cdb48> │ │ │ │ addvc pc, r0, pc, asr #8 │ │ │ │ movwls r4, #38425 @ 0x9619 │ │ │ │ - cdp2 0, 7, cr15, cr6, cr7, {3} │ │ │ │ + cdp2 0, 3, cr15, cr14, cr7, {3} │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ ldmdals r2, {r5, r6, ip, lr, pc} │ │ │ │ - @ instruction: 0xf90af12f │ │ │ │ + @ instruction: 0xf8d2f12f │ │ │ │ @ instruction: 0xe6429012 │ │ │ │ ldrbtmi r4, [r8], #-2137 @ 0xfffff7a7 │ │ │ │ - @ instruction: 0xff64f189 │ │ │ │ + cdp2 1, 13, cr15, cr4, cr9, {4} │ │ │ │ bmi 16a0028 <__read_chk@plt+0x163ac54> │ │ │ │ @ instruction: 0x46984958 │ │ │ │ @ instruction: 0x46186118 │ │ │ │ ldrbtmi r9, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ @ instruction: 0xf8404479 │ │ │ │ @ instruction: 0xf1435f08 │ │ │ │ - @ instruction: 0x4629fa51 │ │ │ │ + @ instruction: 0x4629fa19 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - blx ff535946 <__read_chk@plt+0xff4d0572> │ │ │ │ + blx fe735946 <__read_chk@plt+0xfe6d0572> │ │ │ │ @ instruction: 0xf8c84601 │ │ │ │ stmdacs r0, {r2, r4, r5} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr11, cr15, {1} │ │ │ │ @ instruction: 0xf0dea810 │ │ │ │ - stmibvs r3!, {r0, r1, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmibvs r3!, {r0, r1, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ blcs d36b8 <__read_chk@plt+0x6e2e4> │ │ │ │ cmplt r8, sp, lsr #32 │ │ │ │ and r1, r5, r5, lsl #30 │ │ │ │ @ instruction: 0xf1512140 │ │ │ │ - stmdacs r0, {r0, r1, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x002bf43f │ │ │ │ svceq 0x0004f855 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strtmi r9, [r1], -r8, lsl #20 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ strmi pc, [r2], -r7, ror #16 │ │ │ │ stmdacs r0, {r0, r4, ip, pc} │ │ │ │ @@ -20520,74 +20520,74 @@ │ │ │ │ ldmdage r1, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf80ef7ff │ │ │ │ ldmdbmi ip!, {r0, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ bl 63742c <__read_chk@plt+0x5d2058> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - @ instruction: 0xf9f8f08a │ │ │ │ + @ instruction: 0xf9c0f08a │ │ │ │ movwls sl, #39698 @ 0x9b12 │ │ │ │ @ instruction: 0x4601e673 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ stmdavc r3, {r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ sbcsle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf1512140 │ │ │ │ - stmdacs r0, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ usat sp, #26, r4, asr #3 │ │ │ │ tstls r2, #3080192 @ 0x2f0000 │ │ │ │ @ instruction: 0xf1064478 │ │ │ │ - @ instruction: 0xe660fafb │ │ │ │ + strbt pc, [r0], -r3, asr #21 @ │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ strcs sl, [r0, #-3826] @ 0xfffff10e │ │ │ │ blls 333120 <__read_chk@plt+0x2cdd4c> │ │ │ │ @ instruction: 0xf0de6b58 │ │ │ │ - stmdbmi r9!, {r0, r2, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi r9!, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ andcs lr, r2, #236, 20 @ 0xec000 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf08a2010 │ │ │ │ - strb pc, [sl], -sp, asr #19 @ │ │ │ │ + @ instruction: 0xe64af995 │ │ │ │ andcs r4, r5, #573440 @ 0x8c000 │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ andcs lr, r3, #224, 20 @ 0xe0000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf08a2004 │ │ │ │ - ldrb pc, [r5, #-2497]! @ 0xfffff63f @ │ │ │ │ + ldrb pc, [r5, #-2441]! @ 0xfffff677 @ │ │ │ │ str r9, [r9, r8, lsl #10]! │ │ │ │ b 17b74b0 <__read_chk@plt+0x17520dc> │ │ │ │ ldrsbteq r5, [sl], -lr │ │ │ │ eorseq r5, sl, sl, asr #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r4, sp, ip, lsr #10 │ │ │ │ + andseq r4, sp, r4, lsl #8 │ │ │ │ mlaseq sl, r2, r8, r5 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r4, sp, r4, lsr #10 │ │ │ │ - @ instruction: 0x001d44f8 │ │ │ │ - ldrshteq r0, [r3], -r6 │ │ │ │ - andseq r4, sp, ip, lsl #9 │ │ │ │ - andseq r4, sp, ip, lsl r5 │ │ │ │ - andseq r4, sp, r6, lsr #9 │ │ │ │ - ldrhteq r1, [r3], -r0 │ │ │ │ - andseq r4, sp, ip, lsr r4 │ │ │ │ - andseq r4, sp, sl, lsl #7 │ │ │ │ - andseq r4, sp, ip, lsl #8 │ │ │ │ - andseq r4, sp, r6, lsl r4 │ │ │ │ - eorseq r1, r3, r0, lsr #6 │ │ │ │ - andseq r4, sp, r6, asr #6 │ │ │ │ + @ instruction: 0x001d43fc │ │ │ │ + @ instruction: 0x001d43d0 │ │ │ │ + eorseq r0, r3, sl, lsl #23 │ │ │ │ + andseq r4, sp, r4, ror #6 │ │ │ │ + @ instruction: 0x001d43f4 │ │ │ │ + andseq r4, sp, lr, ror r3 │ │ │ │ + eorseq r1, r3, r4, asr #4 │ │ │ │ + andseq r4, sp, r4, lsl r3 │ │ │ │ + andseq r4, sp, r2, ror #4 │ │ │ │ + andseq r4, sp, r4, ror #5 │ │ │ │ + andseq r4, sp, lr, ror #5 │ │ │ │ + ldrhteq r1, [r3], -r4 │ │ │ │ + andseq r4, sp, lr, lsl r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x001d42ba │ │ │ │ - andseq r4, sp, r2, lsr #5 │ │ │ │ - andseq r4, sp, r6, asr r2 │ │ │ │ - @ instruction: 0x001d41de │ │ │ │ - eorseq r1, r3, r8, ror #1 │ │ │ │ - andseq r4, sp, sl, lsr #2 │ │ │ │ - mulseq sp, r4, pc @ │ │ │ │ - andseq r4, sp, r4, lsr r1 │ │ │ │ - andseq r4, sp, ip, lsl r0 │ │ │ │ + mulseq sp, r2, r1 │ │ │ │ + andseq r4, sp, sl, ror r1 │ │ │ │ + andseq r4, sp, lr, lsr #2 │ │ │ │ + ldrheq r4, [sp], -r6 │ │ │ │ + eorseq r0, r3, ip, ror pc │ │ │ │ + andseq r4, sp, r2 │ │ │ │ + andseq r3, sp, ip, ror #28 │ │ │ │ + andseq r4, sp, ip │ │ │ │ + @ instruction: 0x001d3ef4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ blmi 12e57a0 <__read_chk@plt+0x12803cc> │ │ │ │ strcs r4, [r0], #-2633 @ 0xfffff5b7 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @@ -20604,76 +20604,76 @@ │ │ │ │ orrslt r4, r2, #160, 12 @ 0xa000000 │ │ │ │ strcs r4, [r1], #-2366 @ 0xfffff6c2 │ │ │ │ svcge 0x00029b00 │ │ │ │ ldrsbtls pc, [r4], #143 @ 0x8f @ │ │ │ │ ldrbtmi r5, [r9], #2142 @ 0x85e │ │ │ │ strcs lr, [r0], #-9 │ │ │ │ @ instruction: 0xf0de4629 │ │ │ │ - ldrtmi pc, [r8], -pc, ror #19 @ │ │ │ │ - blx bb5ba2 <__read_chk@plt+0xb507ce> │ │ │ │ + @ instruction: 0x4638f9b7 │ │ │ │ + blx fe7b5ba0 <__read_chk@plt+0xfe7507cc> │ │ │ │ svccs 0x0004f85b │ │ │ │ vst4.32 {d27,d29,d31,d33}, [pc :128], r2 │ │ │ │ ldrtmi r4, [r0], -r0, lsr #3 │ │ │ │ - @ instruction: 0xf8c2f0ce │ │ │ │ - @ instruction: 0xf914f154 │ │ │ │ + @ instruction: 0xf88af0ce │ │ │ │ + @ instruction: 0xf8dcf154 │ │ │ │ stmdacs r0, {r1, ip, pc} │ │ │ │ @ instruction: 0xf084d0f2 │ │ │ │ b 67a604 <__read_chk@plt+0x615230> │ │ │ │ rscle r0, r6, r4, lsl #30 │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ - @ instruction: 0xf9d6f0de │ │ │ │ + @ instruction: 0xf99ef0de │ │ │ │ strb r9, [r0, r2, lsl #16]! │ │ │ │ beq f5a3c <__read_chk@plt+0x90668> │ │ │ │ svceq 0x0004f1ba │ │ │ │ @ instruction: 0xf1bad036 │ │ │ │ andsle r0, lr, r2, lsl #30 │ │ │ │ svceq 0x0003f1ba │ │ │ │ blls ed6a4 <__read_chk@plt+0x882d0> │ │ │ │ beq f5768 <__read_chk@plt+0x90394> │ │ │ │ ldrdlt pc, [r4], -r3 │ │ │ │ strtmi r4, [r9], -r4, lsr #16 │ │ │ │ @ instruction: 0xf0de4478 │ │ │ │ - @ instruction: 0xf1bbf9bf │ │ │ │ + @ instruction: 0xf1bbf987 │ │ │ │ andle r0, r9, r0, lsl #30 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stmdaeq r2, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf888fab8 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xd1b52a00 │ │ │ │ beq f5a80 <__read_chk@plt+0x906ac> │ │ │ │ svceq 0x0002f1ba │ │ │ │ blls edde0 <__read_chk@plt+0x88a0c> │ │ │ │ ldrdlt pc, [r4], -r3 @ │ │ │ │ blls f35f8 <__read_chk@plt+0x8e224> │ │ │ │ ldmdami r7, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xb018f8d3 │ │ │ │ @ instruction: 0xf0de4478 │ │ │ │ - @ instruction: 0xf1bbf9a1 │ │ │ │ + @ instruction: 0xf1bbf969 │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ orrsle r2, fp, r0, lsl #20 │ │ │ │ @ instruction: 0x46294810 │ │ │ │ @ instruction: 0xf0de4478 │ │ │ │ - bmi 477ce0 <__read_chk@plt+0x41290c> │ │ │ │ + bmi 477c00 <__read_chk@plt+0x41282c> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r2, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmib r6, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrshteq r5, [sl], -r4 │ │ │ │ ldrshteq r5, [sl], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq ip, pc, sl, lsr #25 │ │ │ │ - mulseq lr, r4, r2 │ │ │ │ - andseq pc, lr, r8, asr r2 @ │ │ │ │ - eorseq r0, r3, r4, asr #14 │ │ │ │ + eoreq ip, pc, lr, asr #22 │ │ │ │ + andseq pc, lr, r8, lsr r1 @ │ │ │ │ + ldrsheq pc, [lr], -ip @ │ │ │ │ + ldrsbteq r0, [r3], -r8 │ │ │ │ eorseq r5, sl, lr, ror #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -20693,15 +20693,15 @@ │ │ │ │ @ instruction: 0xf5000300 │ │ │ │ @ instruction: 0xf8df5340 │ │ │ │ andcs r1, r2, r8, lsl r8 │ │ │ │ ldrbtmi r9, [r9], #-779 @ 0xfffffcf5 │ │ │ │ ldrblt pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldcpl 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ strpl lr, [sl, #-2372] @ 0xfffff6bc │ │ │ │ - stc2 1, cr15, [r8], #-420 @ 0xfffffe5c │ │ │ │ + blx fe6b5ce6 <__read_chk@plt+0xfe650912> │ │ │ │ @ instruction: 0xf8939b0b │ │ │ │ @ instruction: 0xf01cc0f6 │ │ │ │ cmple r4, r2, lsl #16 │ │ │ │ ubfxpl pc, pc, #17, #21 │ │ │ │ ubfxge pc, pc, #17, #21 │ │ │ │ ldrbcc r4, [r0, #-1149]! @ 0xfffffb83 │ │ │ │ @ instruction: 0x462b44fa │ │ │ │ @@ -20710,28 +20710,28 @@ │ │ │ │ andcs r1, r5, #232, 14 @ 0x3a00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmib lr, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x37dcf8df │ │ │ │ andcs r4, r4, #1048576 @ 0x100000 │ │ │ │ movwls r5, #39155 @ 0x98f3 │ │ │ │ @ instruction: 0xf02a4618 │ │ │ │ - @ instruction: 0xf8dffadb │ │ │ │ + @ instruction: 0xf8dffaa3 │ │ │ │ ldmpl r3!, {r4, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ andcs r2, r5, #244 @ 0xf4 │ │ │ │ andcs r4, r0, r1, asr r6 │ │ │ │ stmib r4, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46422310 │ │ │ │ ldrtmi r9, [r9], -r2, lsl #6 │ │ │ │ strls r2, [r1, #-888] @ 0xfffffc88 │ │ │ │ cmncs r1, #0, 6 │ │ │ │ - @ instruction: 0xff32f065 │ │ │ │ + cdp2 0, 15, cr15, cr10, cr5, {3} │ │ │ │ sbcsle r2, r2, r3, lsl #16 │ │ │ │ ldmdacs r7, {r0, r5, r6, fp, ip, sp} │ │ │ │ ldm pc, {r0, r1, r2, r4, r5, fp, ip, lr, pc}^ @ │ │ │ │ eorseq pc, pc, r0, lsl r0 @ │ │ │ │ eorseq r0, r6, r6, lsr r0 │ │ │ │ eorseq r0, r6, r6, lsr r0 │ │ │ │ eorseq r0, r6, r6, lsr r0 │ │ │ │ @@ -20743,30 +20743,30 @@ │ │ │ │ eorseq r0, r6, r6, lsr r0 │ │ │ │ eorseq r0, r6, lr, asr r3 │ │ │ │ eorseq r0, r6, r7, lsl r1 │ │ │ │ @ instruction: 0xf8df0109 │ │ │ │ andcs r3, r3, #96, 14 @ 0x1800000 │ │ │ │ andcs r4, r4, r9, lsr #12 │ │ │ │ @ instruction: 0xf08a447b │ │ │ │ - andcs pc, r0, fp, lsr r8 @ │ │ │ │ + andcs pc, r0, r3, lsl #16 │ │ │ │ smmlscs r0, pc, r8, pc @ │ │ │ │ tstppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x3724f8df │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbhi pc, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ stcpl 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ andcs r3, r3, #44, 14 @ 0xb00000 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - @ instruction: 0xf08a447b │ │ │ │ - @ instruction: 0xe7e0f81d │ │ │ │ + @ instruction: 0xf089447b │ │ │ │ + strb pc, [r0, r5, ror #31]! @ │ │ │ │ strls r2, [lr, #-1280] @ 0xfffffb00 │ │ │ │ blcs a0480 <__read_chk@plt+0x3b0ac> │ │ │ │ bicshi pc, r4, r0 │ │ │ │ @ instruction: 0x3700f8df │ │ │ │ @ instruction: 0xf8042200 │ │ │ │ ldmpl r3!, {r2, r3, sl, fp, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @@ -20803,30 +20803,30 @@ │ │ │ │ movscc r9, #16, 4 │ │ │ │ movwls r9, #14346 @ 0x380a │ │ │ │ teqpeq r4, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ movwls r9, #18182 @ 0x4706 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldrmi r9, [r3], -r0, lsl #6 │ │ │ │ tstls r1, r0, lsl #4 │ │ │ │ - blx 1135a16 <__read_chk@plt+0x10d0642> │ │ │ │ + blx 335a16 <__read_chk@plt+0x2d0642> │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0xf8dd8164 │ │ │ │ andcs r8, r5, r0, asr #32 │ │ │ │ @ instruction: 0x1678f8df │ │ │ │ ldrbtmi r4, [r9], #-1602 @ 0xfffff9be │ │ │ │ - blx 10b5eb6 <__read_chk@plt+0x1050ae2> │ │ │ │ + blx fecb5eb4 <__read_chk@plt+0xfec50ae0> │ │ │ │ andscs r4, r2, #68157440 @ 0x4100000 │ │ │ │ @ instruction: 0xf1492002 │ │ │ │ - @ instruction: 0x4601f955 │ │ │ │ + @ instruction: 0x4601f91d │ │ │ │ ldceq 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blls 41a6ac <__read_chk@plt+0x3b52d8> │ │ │ │ @ instruction: 0xf040431d │ │ │ │ @ instruction: 0xf14981cd │ │ │ │ - blls 3f86c0 <__read_chk@plt+0x3932ec> │ │ │ │ + blls 3f85e0 <__read_chk@plt+0x39320c> │ │ │ │ blcs 9d984 <__read_chk@plt+0x385b0> │ │ │ │ andshi pc, r6, #0 │ │ │ │ @ instruction: 0x3644f8df │ │ │ │ beq b5a80 <__read_chk@plt+0x506ac> │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ andhi pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0x3638f8df │ │ │ │ @@ -20837,18 +20837,18 @@ │ │ │ │ vst4.8 {d23-d26}, [pc], r0 │ │ │ │ blx 15678a <__read_chk@plt+0xf13b6> │ │ │ │ ldmdbvs fp!, {r1, r3, r8, r9, sl, ip, sp, lr}^ │ │ │ │ svcvs 0x005bb38b │ │ │ │ ldccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ msreq CPSR_s, #164, 2 @ 0x29 │ │ │ │ strbmi r9, [r8], -r9, lsl #6 │ │ │ │ - stc2 0, cr15, [ip, #-796]! @ 0xfffffce4 │ │ │ │ + ldc2l 0, cr15, [r4], #796 @ 0x31c │ │ │ │ mcrrne 6, 0, r4, r8, cr1 │ │ │ │ ldmdbvs r8!, {r0, r2, r5, ip, lr, pc}^ │ │ │ │ - stc2l 0, cr15, [sl], #788 @ 0x314 │ │ │ │ + ldc2 0, cr15, [r2], #788 @ 0x314 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ mcrls 0, 0, sp, cr10, cr3, {7} │ │ │ │ andcs r4, r1, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ strmi pc, [r2], -r7, asr #27 │ │ │ │ ldceq 8, cr15, [ip], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -20856,64 +20856,64 @@ │ │ │ │ stceq 8, cr15, [ip], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x460180fc │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ @ instruction: 0xf1a4ffcb │ │ │ │ @ instruction: 0xf7fe001c │ │ │ │ strbmi pc, [r8], -r5, ror #26 @ │ │ │ │ - stc2 0, cr15, [r6, #-796] @ 0xfffffce4 │ │ │ │ + stc2l 0, cr15, [lr], {199} @ 0xc7 │ │ │ │ mcrrne 6, 0, r4, r8, cr1 │ │ │ │ @ instruction: 0xf10ad1d9 │ │ │ │ ldr r0, [sp, r1, lsl #20]! │ │ │ │ ldrne pc, [r0, #2271]! @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ andcs lr, r2, #100, 16 @ 0x640000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0892010 │ │ │ │ - str pc, [r8, -r5, asr #30] │ │ │ │ + str pc, [r8, -sp, lsl #30] │ │ │ │ strcs r2, [r0, #-769] @ 0xfffffcff │ │ │ │ str r9, [r5, -lr, lsl #6]! │ │ │ │ adcsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf1a44626 │ │ │ │ @ instruction: 0xf8440114 │ │ │ │ movwcs r0, #7184 @ 0x1c10 │ │ │ │ ldccc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ strpl lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ stcpl 8, cr15, [r8, #-280]! @ 0xfffffee8 │ │ │ │ stmdbgt r3, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8444632 │ │ │ │ @ instruction: 0xf0cd5c24 │ │ │ │ - @ instruction: 0xf854facf │ │ │ │ + @ instruction: 0xf854fa97 │ │ │ │ strmi r3, [r3], r4, lsr #24 │ │ │ │ andcs fp, r4, #-1073741806 @ 0xc0000012 │ │ │ │ ldrmi r9, [r0], -r0, lsl #6 │ │ │ │ strtmi r9, [r9], -pc, lsl #22 │ │ │ │ - stc2 1, cr15, [lr], #-288 @ 0xfffffee0 │ │ │ │ + blx ffe35f5e <__read_chk@plt+0xffdd0b8a> │ │ │ │ @ instruction: 0xf1709809 │ │ │ │ - @ instruction: 0xf854f8fb │ │ │ │ + @ instruction: 0xf854f86b │ │ │ │ tstlt r8, #40, 24 @ 0x2800 │ │ │ │ b eb79f8 <__read_chk@plt+0xe52624> │ │ │ │ smlabbcc r1, r1, r0, r0 │ │ │ │ strmi r9, [r8], -ip, lsl #2 │ │ │ │ - blx 1ab6018 <__read_chk@plt+0x1a50c44> │ │ │ │ + @ instruction: 0xf9d8f170 │ │ │ │ @ instruction: 0xf854990c │ │ │ │ @ instruction: 0xf8442c28 │ │ │ │ @ instruction: 0xf0cd0c20 │ │ │ │ - @ instruction: 0xf854fe87 │ │ │ │ + @ instruction: 0xf854fe4f │ │ │ │ addmi r3, r3, #32, 24 @ 0x2000 │ │ │ │ adchi pc, r3, r0 │ │ │ │ eoreq pc, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xf8e0f170 │ │ │ │ + @ instruction: 0xf850f170 │ │ │ │ stceq 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ svceq 0x0000f1bb │ │ │ │ stmdacs r0, {r1, r3, r9, fp, ip, lr, pc} │ │ │ │ svcge 0x0079f43f │ │ │ │ @ instruction: 0xf1704630 │ │ │ │ - @ instruction: 0xe774f8d5 │ │ │ │ + ldrb pc, [r4, -r5, asr #16]! @ │ │ │ │ svceq 0x0000f1bb │ │ │ │ svcge 0x0071f6ff │ │ │ │ stceq 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ bicslt r7, fp, r3, lsl #16 │ │ │ │ bleq b5be0 <__read_chk@plt+0x5080c> │ │ │ │ andle r2, fp, r2, lsr #22 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @@ -20943,63 +20943,63 @@ │ │ │ │ blcs 97c78 <__read_chk@plt+0x328a4> │ │ │ │ blcs 92de98 <__read_chk@plt+0x8c8ac4> │ │ │ │ blcs bade6c <__read_chk@plt+0xb48a98> │ │ │ │ mcrrne 1, 15, sp, r3, cr3 │ │ │ │ stccc 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ andvc r2, r3, sl, lsl #6 │ │ │ │ stceq 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - @ instruction: 0xffaef150 │ │ │ │ + @ instruction: 0xff76f150 │ │ │ │ stceq 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ blcs 97b3c <__read_chk@plt+0x32768> │ │ │ │ strb sp, [pc, sp, ror #3] │ │ │ │ b febb7ae4 <__read_chk@plt+0xfeb52710> │ │ │ │ movwls r6, #55299 @ 0xd803 │ │ │ │ stccc 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - @ instruction: 0xf878f170 │ │ │ │ + @ instruction: 0xffe8f16f │ │ │ │ eorseq pc, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xff3cf148 │ │ │ │ + @ instruction: 0xff04f148 │ │ │ │ @ instruction: 0x9c109a13 │ │ │ │ @ instruction: 0x462017d3 │ │ │ │ - blx ff7360f6 <__read_chk@plt+0xff6d0d22> │ │ │ │ + blx fe9360f6 <__read_chk@plt+0xfe8d0d22> │ │ │ │ strtmi r9, [r8], -sp, lsl #26 │ │ │ │ - cdp2 1, 4, cr15, cr0, cr4, {3} │ │ │ │ + cdp2 1, 0, cr15, cr8, cr4, {3} │ │ │ │ strtne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ strtmi r4, [r2], -r3, lsl #12 │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - blx 436118 <__read_chk@plt+0x3d0d44> │ │ │ │ + @ instruction: 0xf97ef169 │ │ │ │ strtne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ @ instruction: 0x4604ef96 │ │ │ │ @ instruction: 0xf1644628 │ │ │ │ - ldmdbls r1, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls r1, {r0, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r3], -r1 │ │ │ │ andcs r9, r4, #0, 2 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx fea360be <__read_chk@plt+0xfe9d0cea> │ │ │ │ + blx 1c360be <__read_chk@plt+0x1bd0cea> │ │ │ │ bls 341ba0 <__read_chk@plt+0x2dc7cc> │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ ldrmi lr, [r1], -ip, lsr #12 │ │ │ │ stc2l 7, cr15, [r2], #1020 @ 0x3fc │ │ │ │ ldrtmi lr, [r0], -r3, lsl #14 │ │ │ │ - @ instruction: 0xf83ef170 │ │ │ │ + @ instruction: 0xffaef16f │ │ │ │ stceq 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ stceq 8, cr15, [r8], #-272 @ 0xfffffef0 │ │ │ │ stcne 7, cr14, [r4], {90} @ 0x5a │ │ │ │ adcshi pc, ip, r0 │ │ │ │ mvnle r3, r1 │ │ │ │ andcs r4, r5, #3964928 @ 0x3c8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ svc 0x0068f7ea │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - cdp2 0, 4, cr15, cr10, cr9, {4} │ │ │ │ + cdp2 0, 1, cr15, cr2, cr9, {4} │ │ │ │ blmi ffbf3b4c <__read_chk@plt+0xffb8e778> │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ strb r2, [lr], -r0, asr #1 │ │ │ │ @ instruction: 0xf7ed4648 │ │ │ │ blmi ff5f9b64 <__read_chk@plt+0xff594790> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @@ -21030,40 +21030,40 @@ │ │ │ │ tstls r2, #136314880 @ 0x8200000 │ │ │ │ mcrcs 6, 0, lr, cr0, cr15, {0} │ │ │ │ sbchi pc, pc, r0, asr #32 │ │ │ │ ldrtmi r2, [lr], -r0, lsl #14 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strtmi r8, [r5], -r1, lsr #4 │ │ │ │ ldceq 8, cr15, [r0, #-340]! @ 0xfffffeac │ │ │ │ - mrc2 0, 2, pc, cr8, cr13, {6} │ │ │ │ + mcr2 0, 1, pc, cr0, cr13, {6} @ │ │ │ │ @ instruction: 0xf1484628 │ │ │ │ - teqpmi r8, #2544 @ p-variant is OBSOLETE @ 0x9f0 │ │ │ │ + teqpmi r8, #1648 @ p-variant is OBSOLETE @ 0x670 │ │ │ │ andshi pc, r4, #64 @ 0x40 │ │ │ │ blcs a08c8 <__read_chk@plt+0x3b4f4> │ │ │ │ stmiami r8, {r0, r1, r4, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8544478 │ │ │ │ @ instruction: 0x07d93c34 │ │ │ │ msrhi CPSR_xc, r0, lsl #2 │ │ │ │ @ instruction: 0xf140079a │ │ │ │ bmi ff19a19c <__read_chk@plt+0xff134dc8> │ │ │ │ blmi ff18ae98 <__read_chk@plt+0xff125ac4> │ │ │ │ stmib sp, {r0, r4, r8, fp, ip, pc}^ │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ andcs r9, r3, #0 │ │ │ │ tstcs r0, r4 │ │ │ │ - blx fb61e6 <__read_chk@plt+0xf50e12> │ │ │ │ + blx 1b61e6 <__read_chk@plt+0x150e12> │ │ │ │ strb r2, [sl, -r1]! │ │ │ │ eoreq pc, ip, r4, lsr #3 │ │ │ │ - mrc2 0, 0, pc, cr8, cr13, {6} │ │ │ │ + stc2l 0, cr15, [r0, #884]! @ 0x374 │ │ │ │ ldceq 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - @ instruction: 0xf990f149 │ │ │ │ + @ instruction: 0xf958f149 │ │ │ │ andsls r9, r3, sp, lsl #22 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ strbmi sl, [r8], -sp, lsr #28 │ │ │ │ - blx ff635ff6 <__read_chk@plt+0xff5d0c22> │ │ │ │ + blx fe835ff6 <__read_chk@plt+0xfe7d0c22> │ │ │ │ strbmi r4, [r8], -r6, lsl #12 │ │ │ │ @ instruction: 0xff60f7ed │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stcls 0, cr13, [sl, #-256] @ 0xffffff00 │ │ │ │ @ instruction: 0x4628463a │ │ │ │ ldc2 7, cr15, [r6], {254} @ 0xfe │ │ │ │ @ instruction: 0xf8444602 │ │ │ │ @@ -21074,68 +21074,68 @@ │ │ │ │ @ instruction: 0x81aff000 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ mrc2 7, 0, pc, cr10, cr14, {7} │ │ │ │ @ instruction: 0xf1a44625 │ │ │ │ @ instruction: 0xf7fe001c │ │ │ │ @ instruction: 0xf855fbb3 │ │ │ │ @ instruction: 0xf0dd0d30 │ │ │ │ - strtmi pc, [r8], -r1, lsl #28 │ │ │ │ - cdp2 1, 4, cr15, cr8, cr8, {2} │ │ │ │ + strtmi pc, [r8], -r9, asr #27 │ │ │ │ + cdp2 1, 1, cr15, cr0, cr8, {2} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmiami r1!, {r0, r3, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xe7aa4478 │ │ │ │ stmibpl r0, {r0, r1, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #2605056 @ 0x27c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 10, cr15, cr12, cr10, {7} │ │ │ │ @ instruction: 0xf8d94603 │ │ │ │ andcs r0, r2, #124, 6 @ 0xf0000001 │ │ │ │ mrscs r9, (UNDEF: 0) │ │ │ │ @ instruction: 0xf1482004 │ │ │ │ - @ instruction: 0xe719fa99 │ │ │ │ + ldr pc, [r9, -r1, ror #20] │ │ │ │ @ instruction: 0xf0c34648 │ │ │ │ - @ instruction: 0x4606fb93 │ │ │ │ + @ instruction: 0x4606fb5b │ │ │ │ @ instruction: 0xf7ed4648 │ │ │ │ @ instruction: 0x4601ff1d │ │ │ │ blcs 294048 <__read_chk@plt+0x22ec74> │ │ │ │ adchi pc, sl, r0 │ │ │ │ @ instruction: 0xf0002b0b │ │ │ │ @ instruction: 0xf1a48090 │ │ │ │ @ instruction: 0xf8440314 │ │ │ │ andcs r1, r1, #16, 24 @ 0x1000 │ │ │ │ ldccs 8, cr15, [r4], {68} @ 0x44 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf1a42200 │ │ │ │ @ instruction: 0xf1a40724 │ │ │ │ ldm r3, {r3, r5, r9} │ │ │ │ ldrtmi r0, [fp], -r3 │ │ │ │ - @ instruction: 0xf90cf0cd │ │ │ │ + @ instruction: 0xf8d4f0cd │ │ │ │ svceq 0x00f643c6 │ │ │ │ stceq 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ blmi fe1e62f8 <__read_chk@plt+0xfe180f24> │ │ │ │ andls r2, r0, r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf148447b │ │ │ │ - ldrtmi pc, [r8], -r9, ror #20 @ │ │ │ │ - @ instruction: 0xff36f16f │ │ │ │ + @ instruction: 0x4638fa31 │ │ │ │ + cdp2 1, 10, cr15, cr6, cr15, {3} │ │ │ │ stcne 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ strmi sl, [r8], -sl, asr #30 │ │ │ │ ldmda r0!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strcc r0, [r1, -r7, lsl #1] │ │ │ │ @ instruction: 0xf1704638 │ │ │ │ - @ instruction: 0xf854f8a1 │ │ │ │ + @ instruction: 0xf854f811 │ │ │ │ ldrtmi r2, [r9], -r8, lsr #24 │ │ │ │ stceq 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ - stc2l 0, cr15, [r0], {205} @ 0xcd │ │ │ │ + stc2 0, cr15, [r8], {205} @ 0xcd │ │ │ │ stccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf0004283 │ │ │ │ @ instruction: 0xf1a48133 │ │ │ │ @ instruction: 0xf16f0020 │ │ │ │ - @ instruction: 0xf854ff19 │ │ │ │ + @ instruction: 0xf854fe89 │ │ │ │ ldrtmi r1, [r7], -r8, lsr #24 │ │ │ │ @ instruction: 0xf844b38e │ │ │ │ stmdavc fp, {r5, sl, fp, ip} │ │ │ │ strcs fp, [r0], -fp, asr #3 │ │ │ │ andle r2, sl, r2, lsr #22 │ │ │ │ eorsle r2, r4, r0, lsl #28 │ │ │ │ stccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @@ -21157,38 +21157,38 @@ │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x270080db │ │ │ │ stcne 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ stmdbcs r0, {r1, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr14, cr15, {1} │ │ │ │ eoreq pc, r8, r4, lsr #3 │ │ │ │ - cdp2 1, 13, cr15, cr12, cr15, {3} │ │ │ │ + cdp2 1, 4, cr15, cr12, cr15, {3} │ │ │ │ movwcs lr, #1784 @ 0x6f8 │ │ │ │ movwls r2, #58625 @ 0xe501 │ │ │ │ blcs bb3204 <__read_chk@plt+0xb4de30> │ │ │ │ sbchi pc, pc, r0 │ │ │ │ stccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf8441c59 │ │ │ │ ldmdavc fp, {r5, sl, fp, ip}^ │ │ │ │ sbcsle r2, r2, r0, lsl #22 │ │ │ │ mvnsle r2, r2, lsr #22 │ │ │ │ strbmi lr, [r8], -r5, asr #15 │ │ │ │ @ instruction: 0xf8442600 │ │ │ │ @ instruction: 0xf0c36c14 │ │ │ │ - @ instruction: 0xf1a4fa9b │ │ │ │ + @ instruction: 0xf1a4fa63 │ │ │ │ @ instruction: 0xf8440114 │ │ │ │ stmib sp, {r4, sl, fp}^ │ │ │ │ @ instruction: 0xf1a46600 │ │ │ │ ldrtmi r0, [fp], -r4, lsr #14 │ │ │ │ eoreq pc, r8, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0xf0cdc903 │ │ │ │ - bicmi pc, r6, #8060928 @ 0x7b0000 │ │ │ │ + bicmi pc, r6, #4390912 @ 0x430000 │ │ │ │ @ instruction: 0xe76d0ff6 │ │ │ │ tstls r9, r8, lsl #12 │ │ │ │ - blx ff2b61e8 <__read_chk@plt+0xff250e14> │ │ │ │ + blx fe4b61e8 <__read_chk@plt+0xfe450e14> │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ stmdbls r9, {r0, r1, r4, r5, r7, fp, sp, lr} │ │ │ │ bmi f33c14 <__read_chk@plt+0xece840> │ │ │ │ @ instruction: 0xe6de447a │ │ │ │ @ instruction: 0xf8049a0d │ │ │ │ blcs 84f28 <__read_chk@plt+0x1fb54> │ │ │ │ @@ -21206,151 +21206,151 @@ │ │ │ │ uxtab16 r4, r2, sl, ror #8 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, fp │ │ │ │ eorseq r5, sl, r2, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r5, sl, ip, ror #2 │ │ │ │ - andseq r3, sp, r6, ror #30 │ │ │ │ + andseq r3, sp, lr, lsr lr │ │ │ │ eorseq r6, sl, r4, lsl #21 │ │ │ │ - andseq r3, sp, r8, ror pc │ │ │ │ - andseq r3, sp, r2, lsr #31 │ │ │ │ + andseq r3, sp, r0, asr lr │ │ │ │ + andseq r3, sp, sl, ror lr │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r3, sp, r4, lsr #29 │ │ │ │ + andseq r3, sp, ip, ror sp │ │ │ │ eorseq r5, sl, lr, rrx │ │ │ │ - andseq r3, sp, r8, lsl #30 │ │ │ │ + andseq r3, sp, r0, ror #27 │ │ │ │ eorseq r6, sl, r0, ror #18 │ │ │ │ - andseq r3, sp, r6, ror #29 │ │ │ │ - @ instruction: 0x001d3edc │ │ │ │ - ldrsbteq r3, [r2], -r6 │ │ │ │ - @ instruction: 0x001d3ebe │ │ │ │ + @ instruction: 0x001d3dbe │ │ │ │ + @ instruction: 0x001d3db4 │ │ │ │ + eorseq r3, r2, sl, ror r8 │ │ │ │ + mulseq sp, r6, sp │ │ │ │ subeq r3, r0, r0, lsl r7 │ │ │ │ eorseq r6, sl, r2, lsl #18 │ │ │ │ - mulseq sp, r2, lr │ │ │ │ + andseq r3, sp, sl, ror #26 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq r0, r3, r4, ror r3 │ │ │ │ - andseq r3, sp, r4, asr #26 │ │ │ │ - eorseq r0, r3, r2, ror #5 │ │ │ │ - andseq r3, sp, r4, lsr #25 │ │ │ │ - @ instruction: 0x001d3cb4 │ │ │ │ - andseq r3, sp, lr, asr #22 │ │ │ │ + eorseq r0, r3, r8, lsl #4 │ │ │ │ + andseq r3, sp, ip, lsl ip │ │ │ │ + eorseq r0, r3, r6, ror r1 │ │ │ │ + andseq r3, sp, ip, ror fp │ │ │ │ + andseq r3, sp, ip, lsl #23 │ │ │ │ + andseq r3, sp, r6, lsr #20 │ │ │ │ eorseq r6, sl, r8, ror #11 │ │ │ │ ldrhteq r6, [sl], -r2 │ │ │ │ - andseq r3, sp, r4, lsr fp │ │ │ │ - andseq r3, sp, ip, lsr #22 │ │ │ │ + andseq r3, sp, ip, lsl #20 │ │ │ │ + andseq r3, sp, r4, lsl #20 │ │ │ │ mlaseq sl, r4, r5, r6 │ │ │ │ - eoreq r1, fp, ip, lsl #7 │ │ │ │ - @ instruction: 0x001d39d0 │ │ │ │ - @ instruction: 0x001d39dc │ │ │ │ - andseq r2, lr, sl, ror ip │ │ │ │ - mulseq sp, r4, sp │ │ │ │ - andseq r3, sp, sl, lsr #20 │ │ │ │ - eorseq pc, r2, r4, lsl #30 │ │ │ │ - eorseq pc, r2, r0, ror pc @ │ │ │ │ - mulseq sp, r0, r7 │ │ │ │ + eoreq r1, fp, r0, lsr r2 │ │ │ │ + andseq r3, sp, r8, lsr #17 │ │ │ │ + @ instruction: 0x001d38b4 │ │ │ │ + andseq r2, lr, lr, lsl fp │ │ │ │ + andseq pc, sp, r8, lsr ip @ │ │ │ │ + andseq r3, sp, r2, lsl #18 │ │ │ │ + mlaseq r2, r8, sp, pc @ │ │ │ │ + eorseq pc, r2, r4, lsl #28 │ │ │ │ + andseq r3, sp, r8, ror #12 │ │ │ │ ldrsbteq r6, [sl], -r4 │ │ │ │ - andseq r3, sp, sl, asr r8 │ │ │ │ - andseq r3, sp, r2, asr r8 │ │ │ │ - andseq r3, sp, ip, asr #14 │ │ │ │ + andseq r3, sp, r2, lsr r7 │ │ │ │ + andseq r3, sp, sl, lsr #14 │ │ │ │ + andseq r3, sp, r4, lsr #12 │ │ │ │ andcs r4, r5, #966656 @ 0xec000 │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ @ instruction: 0x4604ed5e │ │ │ │ stmda ip, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1646800 │ │ │ │ - ldmdbls r0, {r0, r1, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls r0, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r3], -r1 │ │ │ │ andcs r9, r4, #0, 2 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - @ instruction: 0xf96cf148 │ │ │ │ + @ instruction: 0xf934f148 │ │ │ │ blmi d33724 <__read_chk@plt+0xcce350> │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ ldr r2, [sl], -r0, asr #1 │ │ │ │ ldmda r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdavs r6, {r0, r8, r9, sl, sp} │ │ │ │ stcne 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ mcrrne 7, 2, lr, fp, cr1 │ │ │ │ stccc 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ andvc r2, fp, sl, lsl #6 │ │ │ │ stceq 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - stc2 1, cr15, [r2, #-320]! @ 0xfffffec0 │ │ │ │ + stc2l 1, cr15, [sl], #320 @ 0x140 │ │ │ │ stcne 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ blcs 98074 <__read_chk@plt+0x32ca0> │ │ │ │ svcge 0x002af47f │ │ │ │ strdls lr, [r9], -fp │ │ │ │ ldceq 8, cr15, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ - stc2l 0, cr15, [lr], #-884 @ 0xfffffc8c │ │ │ │ + ldc2 0, cr15, [r6], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xf1484620 │ │ │ │ - bls 2f9334 <__read_chk@plt+0x293f60> │ │ │ │ + bls 2f9254 <__read_chk@plt+0x293e80> │ │ │ │ ldrb r9, [r5, #-525]! @ 0xfffffdf3 │ │ │ │ eoreq pc, r8, r4, lsr #3 │ │ │ │ - stc2l 1, cr15, [r6, #444]! @ 0x1bc │ │ │ │ + ldc2l 1, cr15, [r6, #-444] @ 0xfffffe44 │ │ │ │ stcne 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ stcne 8, cr15, [r8], #-272 @ 0xfffffef0 │ │ │ │ ldrmi lr, [r1], -r9, asr #13 │ │ │ │ blx 2038078 <__read_chk@plt+0x1fd2ca4> │ │ │ │ @ instruction: 0xf854e650 │ │ │ │ @ instruction: 0xf0dd0d30 │ │ │ │ - @ instruction: 0x4620fc57 │ │ │ │ - ldc2 1, cr15, [lr], {72} @ 0x48 │ │ │ │ + @ instruction: 0x4620fc1f │ │ │ │ + stc2l 1, cr15, [r6], #-288 @ 0xfffffee0 │ │ │ │ ldmdbmi r4, {r5, r6, r8, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [lr], -r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3865 @ 0xfffff0e7 │ │ │ │ stc 7, cr15, [r8, #-936] @ 0xfffffc58 │ │ │ │ stceq 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf854ae88 │ │ │ │ strmi r1, [r6], -r8, lsr #24 │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ ldrb sl, [sp, #3730] @ 0xe92 │ │ │ │ stc 7, cr15, [r2], {234} @ 0xea │ │ │ │ strb r9, [r9, #-1549] @ 0xfffff9f3 │ │ │ │ eorseq pc, r0, r4, lsr #3 │ │ │ │ - stc2 1, cr15, [r2], {72} @ 0x48 │ │ │ │ + mcrr2 1, 4, pc, sl, cr8 @ │ │ │ │ mvnsle r4, r8, lsr r3 │ │ │ │ tstlt r3, r2, lsl fp │ │ │ │ ldrbtmi r4, [r8], #-2053 @ 0xfffff7fb │ │ │ │ stmdami r5, {r0, r1, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ strb r4, [r0, #1144]! @ 0x478 │ │ │ │ - @ instruction: 0x001d37d0 │ │ │ │ + andseq r3, sp, r8, lsr #13 │ │ │ │ eorseq r6, sl, r0, asr #3 │ │ │ │ - andseq r3, sp, r6, asr r7 │ │ │ │ - andseq r6, pc, r2, lsl #10 │ │ │ │ - mulseq sp, r4, r6 │ │ │ │ + andseq r3, sp, lr, lsr #12 │ │ │ │ + andseq r6, pc, r6, lsr #7 │ │ │ │ + andseq r1, sp, ip, ror #10 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd12f4 <__read_chk@plt+0xfeb6bf20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r0, ror #31 │ │ │ │ ldrmi r4, [r5], -r2, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2594 @ 0xfffff5de │ │ │ │ adcmi fp, fp, #131 @ 0x83 │ │ │ │ svcls 0x00085882 │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ smlabtcc r0, r4, r9, lr │ │ │ │ ldmdbvs r8, {r2, r4, ip, lr, pc}^ │ │ │ │ - @ instruction: 0xf920f0c5 │ │ │ │ + @ instruction: 0xf8e8f0c5 │ │ │ │ tstlt r8, r6, lsl #12 │ │ │ │ tstlt r9, r1, lsl #16 │ │ │ │ stmiblt r3, {r0, r1, r3, fp, ip, sp, lr} │ │ │ │ blmi 64c990 <__read_chk@plt+0x5e75bc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls d41a0 <__read_chk@plt+0x6edcc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1210300 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ @ instruction: 0xf0437b23 │ │ │ │ @ instruction: 0x73230301 │ │ │ │ stmdbvs r8!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c5466a │ │ │ │ - @ instruction: 0x4601f91d │ │ │ │ + strmi pc, [r1], -r5, ror #17 │ │ │ │ rscle r2, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xf0c04630 │ │ │ │ - strmi pc, [r5], -r3, asr #19 │ │ │ │ + strmi pc, [r5], -fp, lsl #19 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldmdavs r1!, {r4, r6, r9, sp} │ │ │ │ @ instruction: 0xf7ea4638 │ │ │ │ @ instruction: 0xf887ef9e │ │ │ │ bls 8e2b8 <__read_chk@plt+0x28ee4> │ │ │ │ adcvs r7, r2, r3, lsr #22 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @@ -21396,22 +21396,22 @@ │ │ │ │ @ instruction: 0xf8d332e0 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmdbcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ submi r9, r9, #2097152 @ 0x200000 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r3, #0, 6 │ │ │ │ - @ instruction: 0xf9f0f065 │ │ │ │ + @ instruction: 0xf9b8f065 │ │ │ │ eorsle r2, ip, r3, ror r8 │ │ │ │ eorle r2, ip, r8, ror r8 │ │ │ │ eorle r2, r3, r5, ror #16 │ │ │ │ stmdbcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx 53647e <__read_chk@plt+0x4d10aa> │ │ │ │ + blx ff73647c <__read_chk@plt+0xff6d10a8> │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf8df2938 │ │ │ │ ldrbtmi r3, [sl], #-2328 @ 0xfffff6e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x405a9b9b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbhi pc, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ @@ -21427,44 +21427,44 @@ │ │ │ │ blx 7b8298 <__read_chk@plt+0x752ec4> │ │ │ │ @ instruction: 0xf8dfe7dd │ │ │ │ ldrbtmi r1, [r9], #-2304 @ 0xfffff700 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stc 7, cr15, [r0], {234} @ 0xea │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - blx ff9364dc <__read_chk@plt+0xff8d1108> │ │ │ │ + blx feb364dc <__read_chk@plt+0xfead1108> │ │ │ │ @ instruction: 0xf8dfe7ce │ │ │ │ andcs r1, r5, #232, 16 @ 0xe80000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ bl ffd38270 <__read_chk@plt+0xffcd2e9c> │ │ │ │ @ instruction: 0x4602ab1a │ │ │ │ ldrmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf08b930f │ │ │ │ - @ instruction: 0x4607fd3d │ │ │ │ + strmi pc, [r7], -r5, lsl #26 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8215 │ │ │ │ vst2.32 {d19-d20}, [pc :128], r0 │ │ │ │ @ instruction: 0xf8597288 │ │ │ │ tstls r0, r3 │ │ │ │ stmdavs ip, {r0, r1, r3, r8, fp, sp, lr} │ │ │ │ strmi pc, [r3], #-2818 @ 0xfffff4fe │ │ │ │ bcs 94680 <__read_chk@plt+0x2f2ac> │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ blcs 946ec <__read_chk@plt+0x2f318> │ │ │ │ msrhi SPSR_fsxc, r0 │ │ │ │ andcs r9, r2, r6, lsr #19 │ │ │ │ @ instruction: 0xf8df9100 │ │ │ │ ldrbtmi r1, [r9], #-2204 @ 0xfffff764 │ │ │ │ - cdp2 1, 3, cr15, cr14, cr8, {3} │ │ │ │ + stc2 1, cr15, [lr, #416]! @ 0x1a0 │ │ │ │ blcs a11b0 <__read_chk@plt+0x3bddc> │ │ │ │ addshi pc, r3, r0 │ │ │ │ bvs ffd61b60 <__read_chk@plt+0xffcfc78c> │ │ │ │ mrrcne 3, 1, r9, ip, cr5 │ │ │ │ strtmi r0, [r0], -r4, lsr #2 │ │ │ │ - ldc2l 1, cr15, [lr, #444]! @ 0x1bc │ │ │ │ + stc2l 1, cr15, [lr, #-444]! @ 0xfffffe44 │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stm r0, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8da68b3 │ │ │ │ blcs a6340 <__read_chk@plt+0x40f6c> │ │ │ │ @ instruction: 0x81a7f340 │ │ │ │ @ instruction: 0xf8dd2300 │ │ │ │ @@ -21498,53 +21498,53 @@ │ │ │ │ blls 3ef7d0 <__read_chk@plt+0x38a3fc> │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ blls 3da98c <__read_chk@plt+0x3755b8> │ │ │ │ movwls r3, #54017 @ 0xd301 │ │ │ │ movwcc r9, #6923 @ 0x1b0b │ │ │ │ @ instruction: 0xf10b930b │ │ │ │ @ instruction: 0x46480b10 │ │ │ │ - @ instruction: 0xf802f0c7 │ │ │ │ + @ instruction: 0xffcaf0c6 │ │ │ │ @ instruction: 0xf1b04680 │ │ │ │ @ instruction: 0xf0003fff │ │ │ │ adcmi r8, r7, #-1073741821 @ 0xc0000003 │ │ │ │ stmiavs r3!, {r4, r6, r7, r8, ip, lr, pc} │ │ │ │ svclt 0x00182b05 │ │ │ │ sbcsle r2, r1, r2, lsl #22 │ │ │ │ sbfxne pc, pc, #17, #29 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ea9a13 │ │ │ │ stmiavs r2!, {r3, r4, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ andls r4, r0, #3145728 @ 0x300000 │ │ │ │ ldrmi r2, [r0], -r4, lsl #4 │ │ │ │ @ instruction: 0xf1472100 │ │ │ │ - stmdals pc, {r0, r2, r6, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r0, r2, r3, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ blx 18383ca <__read_chk@plt+0x17d2ff6> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - stc2 1, cr15, [ip], {111} @ 0x6f │ │ │ │ + blx 1fb69de <__read_chk@plt+0x1f5160a> │ │ │ │ @ instruction: 0x378cf8df │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf8df20f4 │ │ │ │ ldrbtmi r1, [r9], #-1912 @ 0xfffff888 │ │ │ │ eorcs lr, r0, r0, lsr r7 │ │ │ │ - ldc2l 1, cr15, [r0, #-444]! @ 0xfffffe44 │ │ │ │ + stc2l 1, cr15, [r0], #444 @ 0x1bc │ │ │ │ eorcs r9, r0, #2719744 @ 0x298000 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ svc 0x00f2f7e9 │ │ │ │ @ instruction: 0xf8da4640 │ │ │ │ @ instruction: 0xf7f06000 │ │ │ │ stmdacs r0, {r0, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 70) @ │ │ │ │ - @ instruction: 0xf0c34640 │ │ │ │ - @ instruction: 0x4623f815 │ │ │ │ + @ instruction: 0xf0c24640 │ │ │ │ + @ instruction: 0x4623ffdd │ │ │ │ ldrtmi r6, [sl], -r1, lsl #16 │ │ │ │ smlawbpl r8, sp, r8, pc @ │ │ │ │ stmvs r5, {r1, r3, r6, sl, fp, sp, pc} │ │ │ │ strls r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ mrc2 7, 1, pc, cr6, cr15, {7} │ │ │ │ @ instruction: 0x07da7b33 │ │ │ │ orrshi pc, r1, r0, lsl #2 │ │ │ │ @@ -21566,15 +21566,15 @@ │ │ │ │ @ instruction: 0xf8dfed08 │ │ │ │ andcs r3, r0, #244, 12 @ 0xf400000 │ │ │ │ rsbcs pc, fp, #9240576 @ 0x8d0000 │ │ │ │ strtmi r2, [r0], -lr, ror #2 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ rsbscs r9, r8, #0, 4 │ │ │ │ @ instruction: 0xf065930a │ │ │ │ - stmdacs lr!, {r0, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs lr!, {r0, r3, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ movwhi pc, #40960 @ 0xa000 @ │ │ │ │ movwls r2, #45825 @ 0xb301 │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ stcls 0, cr8, [fp, #-832] @ 0xfffffcc0 │ │ │ │ tstls r1, #169984 @ 0x29800 │ │ │ │ movwls r2, #54017 @ 0xd301 │ │ │ │ @ instruction: 0x93a62300 │ │ │ │ @@ -21584,15 +21584,15 @@ │ │ │ │ @ instruction: 0x4620447b │ │ │ │ subsvs r4, sp, r9, ror r4 │ │ │ │ @ instruction: 0xf7ea601c │ │ │ │ vstrcs s28, [r4, #-808] @ 0xfffffcd8 │ │ │ │ rschi pc, ip, #64, 6 │ │ │ │ ssatne pc, #5, pc, asr #17 @ │ │ │ │ andcs r4, r0, #2030043136 @ 0x79000000 │ │ │ │ - @ instruction: 0xf994f00a │ │ │ │ + @ instruction: 0xf95af00a │ │ │ │ ldrdhi pc, [r0], -sl │ │ │ │ @ instruction: 0xf1b84683 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8df8215 │ │ │ │ andcs r3, r0, #144, 12 @ 0x9000000 │ │ │ │ pkhtbvs pc, ip, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ @@ -21606,15 +21606,15 @@ │ │ │ │ @ instruction: 0xf89881f5 │ │ │ │ ldrbeq r3, [r8, ip] │ │ │ │ @ instruction: 0xf1bbd436 │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ ldrtle r0, [r1], #-1945 @ 0xfffff867 │ │ │ │ @ instruction: 0xf8d86950 │ │ │ │ @ instruction: 0xf0c41004 │ │ │ │ - strmi pc, [r4], -pc, ror #29 │ │ │ │ + @ instruction: 0x4604feb7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8988247 │ │ │ │ ldreq r3, [fp, ip] │ │ │ │ rschi pc, lr, r0, lsl #2 │ │ │ │ @ instruction: 0xf8da9a0a │ │ │ │ stmibvs r5!, {r2, ip, sp} │ │ │ │ blcs d4ae0 <__read_chk@plt+0x6f70c> │ │ │ │ @@ -21622,29 +21622,29 @@ │ │ │ │ sbchi pc, r8, r0, asr #6 │ │ │ │ svclt 0x00142d01 │ │ │ │ stmiavs r3!, {r8, r9, sp} │ │ │ │ ldcge 5, cr9, [r9, #-8] │ │ │ │ stmdbvs r7!, {r0, r1, r8, sl, ip, pc} │ │ │ │ stmiavs r7!, {r0, r8, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf0c69700 │ │ │ │ - strmi pc, [r3], -pc, lsl #22 │ │ │ │ + @ instruction: 0x4603fad7 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmibvs r2!, {r0, r5, r8, pc} │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r8, pc} │ │ │ │ eorsvs r3, r3, r1, lsl #6 │ │ │ │ ldmdaeq r0, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfe7bc │ │ │ │ ldrbtmi r3, [fp], #-1520 @ 0xfffffa10 │ │ │ │ @ instruction: 0xf8dfe68c │ │ │ │ ldrbtmi r2, [sl], #-1516 @ 0xfffffa14 │ │ │ │ smlabbcs r2, r4, r6, lr │ │ │ │ @ instruction: 0xf0ca4620 │ │ │ │ - ldrbt pc, [r2], sp, lsr #18 @ │ │ │ │ + @ instruction: 0xe6f2f8f5 │ │ │ │ @ instruction: 0x1c11e9dd │ │ │ │ @ instruction: 0xf8dc3101 │ │ │ │ addmi r3, fp, #8 │ │ │ │ mcrge 7, 5, pc, cr10, cr15, {1} @ │ │ │ │ subge pc, r4, sp, asr #17 │ │ │ │ bls 4e1240 <__read_chk@plt+0x47be6c> │ │ │ │ ldrsbhi pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ @@ -21671,15 +21671,15 @@ │ │ │ │ @ instruction: 0xf8dfec36 │ │ │ │ strcs r3, [r0], #-1360 @ 0xfffffab0 │ │ │ │ rsbmi pc, fp, #9240576 @ 0x8d0000 │ │ │ │ stmdals ip, {r3, r4, r5, r6, r9, sp} │ │ │ │ @ instruction: 0xf859216e │ │ │ │ strls r3, [r0], #-3 │ │ │ │ @ instruction: 0xf065930a │ │ │ │ - stmdacs lr!, {r0, r1, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdacs lr!, {r0, r1, r2, r4, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ orrshi pc, r3, r0 │ │ │ │ @ instruction: 0xf0402878 │ │ │ │ stmdals pc, {r7, r8, pc} @ │ │ │ │ blx 7b864c <__read_chk@plt+0x753278> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe6bdaebc │ │ │ │ @@ -21703,20 +21703,20 @@ │ │ │ │ @ instruction: 0xf7ea4619 │ │ │ │ str lr, [sp, #3060] @ 0xbf4 │ │ │ │ ldrbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmib r8, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r9, [r0], -r6, lsr #19 │ │ │ │ - @ instruction: 0xf8baf089 │ │ │ │ + @ instruction: 0xf882f089 │ │ │ │ @ instruction: 0xf7ed980f │ │ │ │ @ instruction: 0xf8daf9e1 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf16f4650 │ │ │ │ - @ instruction: 0xf8dffa8f │ │ │ │ + @ instruction: 0xf8dff9ff │ │ │ │ @ instruction: 0xf8593494 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldr r2, [r0, #1] │ │ │ │ @@ -21728,52 +21728,52 @@ │ │ │ │ ldcge 5, cr9, [r9, #-12] │ │ │ │ smlabtne r7, sp, r9, lr │ │ │ │ smlabtne r5, sp, r9, lr │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ stmdbvs r7!, {r2, r8, sl, ip, pc} │ │ │ │ stmiavs r7!, {r1, r8, r9, sl, ip, pc}^ │ │ │ │ strgt lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xff50f0c7 │ │ │ │ + @ instruction: 0xff18f0c7 │ │ │ │ str r4, [r9, -r3, lsl #12]! │ │ │ │ strcs r9, [r0, #-2826] @ 0xfffff4f6 │ │ │ │ ldrdne pc, [r8], -r8 │ │ │ │ ldmdbvs r8, {r0, r9, sp}^ │ │ │ │ stmib sp, {r0, r1, r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0c85500 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81a5f040 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strtmi lr, [r1], -r0, lsl #14 │ │ │ │ subscs sl, r0, #8448 @ 0x2100 │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ blls fea359c0 <__read_chk@plt+0xfe9d05ec> │ │ │ │ @ instruction: 0xf88d2d0b │ │ │ │ @ instruction: 0xf47f30d4 │ │ │ │ @ instruction: 0xf8daae7c │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf16f4650 │ │ │ │ - bls 4790bc <__read_chk@plt+0x413ce8> │ │ │ │ + bls 478e7c <__read_chk@plt+0x413aa8> │ │ │ │ ldcge 13, cr10, [r9], {30} │ │ │ │ ldrls r4, [sp, -r3, asr #12] │ │ │ │ bgt 266038 <__read_chk@plt+0x200c64> │ │ │ │ andeq lr, r7, r5, lsl #17 │ │ │ │ stmdals sl, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ ldrls r4, [r9], -r1, lsr #12 │ │ │ │ - blx fe0b6a0e <__read_chk@plt+0xfe05163a> │ │ │ │ + blx 12b6a0e <__read_chk@plt+0x125163a> │ │ │ │ blcs a144c <__read_chk@plt+0x3c078> │ │ │ │ ldcge 4, cr15, [lr, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf7ed4628 │ │ │ │ ldr pc, [r9, #-2423]! @ 0xfffff689 │ │ │ │ tstcs r4, sl, lsl #20 │ │ │ │ @ instruction: 0x461a6950 │ │ │ │ strvs r6, [r1], r7, lsl #29 │ │ │ │ movwcc lr, #10701 @ 0x29cd │ │ │ │ stmdavs r9!, {r0, r8, r9, ip, pc} │ │ │ │ strls r6, [r0, #-2213] @ 0xfffff75b │ │ │ │ - blx fe136b22 <__read_chk@plt+0xfe0d174e> │ │ │ │ + blx 1336b22 <__read_chk@plt+0x12d174e> │ │ │ │ ldmdbvs fp, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r7, r9, sl, sp, lr} │ │ │ │ mcrge 4, 7, pc, cr5, cr15, {1} @ │ │ │ │ strbmi r6, [lr], -r0, lsr #16 │ │ │ │ @ instruction: 0xf8dd9f0a │ │ │ │ @ instruction: 0xf8ddb038 │ │ │ │ @ instruction: 0xf8dd9040 │ │ │ │ @@ -21781,27 +21781,27 @@ │ │ │ │ teqphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r5, #240, 18 @ 0x3c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmdb lr!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r6, [r4], -r5, lsr #16 │ │ │ │ stc 7, cr15, [ip], #-936 @ 0xfffffc58 │ │ │ │ @ instruction: 0xf1636800 │ │ │ │ - andcs pc, r5, #844 @ 0x34c │ │ │ │ + andcs pc, r5, #620 @ 0x26c │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ @ instruction: 0xf1474610 │ │ │ │ - blmi ff6b9d84 <__read_chk@plt+0xff6549b0> │ │ │ │ + blmi ff6b9ca4 <__read_chk@plt+0xff6548d0> │ │ │ │ @ instruction: 0xf8592401 │ │ │ │ @ instruction: 0xf1bb5003 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmdals pc, {r1, r2, r5, r7, pc} @ │ │ │ │ @ instruction: 0xf936f7ed │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - @ instruction: 0xf9e4f16f │ │ │ │ + @ instruction: 0xf954f16f │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ stccs 0, cr2, [r0], {244} @ 0xf4 │ │ │ │ blls 4eee5c <__read_chk@plt+0x489a88> │ │ │ │ ldrmi r9, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ @@ -21817,15 +21817,15 @@ │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ ldrmi r0, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ andcs lr, r4, #12, 22 @ 0x3000 │ │ │ │ strtmi r2, [r3], -r0, lsl #2 │ │ │ │ @ instruction: 0xf88d4610 │ │ │ │ @ instruction: 0xf088126b │ │ │ │ - @ instruction: 0xe731ffd7 │ │ │ │ + @ instruction: 0xe731ff9f │ │ │ │ ldrbtmi r4, [sl], #-2760 @ 0xfffff538 │ │ │ │ stccs 7, cr14, [fp, #-916] @ 0xfffffc6c │ │ │ │ svcge 0x0067f43f │ │ │ │ strcs r4, [r1], #-3014 @ 0xfffff43a │ │ │ │ ldrbtmi r4, [fp], #-2502 @ 0xfffff63a │ │ │ │ ldrbtmi r9, [r9], #-2726 @ 0xfffff55a │ │ │ │ andsvs r9, sl, r6, lsr #17 │ │ │ │ @@ -21845,19 +21845,19 @@ │ │ │ │ mvnscs r2, #67108864 @ 0x4000000 │ │ │ │ ldrmi r9, [r9], -r0 │ │ │ │ @ instruction: 0xf7ea980c │ │ │ │ andcs lr, r4, #212, 20 @ 0xd4000 │ │ │ │ tstcs r0, ip, lsl #22 │ │ │ │ @ instruction: 0xf88d4610 │ │ │ │ @ instruction: 0xf088126b │ │ │ │ - @ instruction: 0xf8daff9f │ │ │ │ + @ instruction: 0xf8daff67 │ │ │ │ blcs 86944 <__read_chk@plt+0x21570> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @ instruction: 0xf16f4650 │ │ │ │ - @ instruction: 0xe6f1f975 │ │ │ │ + ldrbt pc, [r1], r5, ror #17 @ │ │ │ │ strbmi r4, [lr], -fp, asr #12 │ │ │ │ @ instruction: 0xf8dd9f0a │ │ │ │ @ instruction: 0xf8ddb038 │ │ │ │ @ instruction: 0xf8dd9040 │ │ │ │ bllt 1f62a84 <__read_chk@plt+0x1efd6b0> │ │ │ │ @ instruction: 0xf8594b92 │ │ │ │ movwcs r5, #3 │ │ │ │ @@ -21865,33 +21865,33 @@ │ │ │ │ mcrcs 7, 0, lr, cr0, cr1, {3} │ │ │ │ stclge 4, cr15, [r1, #-252]! @ 0xffffff04 │ │ │ │ andcs r4, r5, #2654208 @ 0x288000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldm r4, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - @ instruction: 0xff76f088 │ │ │ │ + @ instruction: 0xff3ef088 │ │ │ │ blls 4b3b1c <__read_chk@plt+0x44e748> │ │ │ │ @ instruction: 0xf8da2210 │ │ │ │ bvs ff6ba99c <__read_chk@plt+0xff6555c8> │ │ │ │ ldrbtmi r4, [fp], #-2970 @ 0xfffff466 │ │ │ │ bl 1eb8948 <__read_chk@plt+0x1e53574> │ │ │ │ strtls r9, [r6], #3339 @ 0xd0b │ │ │ │ andcs lr, r1, sl, lsr #11 │ │ │ │ - @ instruction: 0xf90cf00a │ │ │ │ + @ instruction: 0xf8d2f00a │ │ │ │ blls 374708 <__read_chk@plt+0x30f334> │ │ │ │ addsmi r9, r3, #53248 @ 0xd000 │ │ │ │ adchi pc, r0, r0 │ │ │ │ movwcs r1, #6813 @ 0x1a9d │ │ │ │ ldr r9, [sp, #934] @ 0x3a6 │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r4, r8, sl, fp, sp, pc}^ │ │ │ │ andls r2, r0, #67108864 @ 0x4000000 │ │ │ │ eorvs r4, sl, r1, lsl r6 │ │ │ │ strtmi r9, [fp], -r1, lsl #6 │ │ │ │ - @ instruction: 0xffd6f0c6 │ │ │ │ + @ instruction: 0xff9ef0c6 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ svcge 0x0037f47f │ │ │ │ blcs 94a90 <__read_chk@plt+0x2f6bc> │ │ │ │ blmi 1d2ef90 <__read_chk@plt+0x1cc9bbc> │ │ │ │ andpl pc, r3, r9, asr r8 @ │ │ │ │ stmibmi r7, {r0, r1, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @@ -21909,18 +21909,18 @@ │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf8ddb038 │ │ │ │ @ instruction: 0xf8dd9040 │ │ │ │ @ instruction: 0xf7eaa048 │ │ │ │ @ instruction: 0x4604e83e │ │ │ │ bl bb89e0 <__read_chk@plt+0xb5360c> │ │ │ │ @ instruction: 0xf1636800 │ │ │ │ - andcs pc, r5, #3376 @ 0xd30 │ │ │ │ + andcs pc, r5, #2480 @ 0x9b0 │ │ │ │ strtmi r9, [r3], -r0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - stc2 1, cr15, [r6], #-284 @ 0xfffffee4 │ │ │ │ + blx ffc36f6a <__read_chk@plt+0xffbd1b96> │ │ │ │ blls 4f464c <__read_chk@plt+0x48f278> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdals pc, {r1, r2, r3, r4, r9, sl, fp, sp, pc} @ │ │ │ │ @ instruction: 0xf83af7ed │ │ │ │ stccs 12, cr9, [r1], {17} │ │ │ │ svcge 0x0055f43f │ │ │ │ andcs r4, r5, #1753088 @ 0x1ac000 │ │ │ │ @@ -21932,19 +21932,19 @@ │ │ │ │ strls r4, [r1], #-1561 @ 0xfffff9e7 │ │ │ │ b ab8a2c <__read_chk@plt+0xa53658> │ │ │ │ stmdbmi r4!, {r0, r1, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ stmda lr, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ea4604 │ │ │ │ stmdavs r0, {r1, r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - cdp2 1, 10, cr15, cr4, cr3, {3} │ │ │ │ + cdp2 1, 6, cr15, cr12, cr3, {3} │ │ │ │ strtmi r2, [r3], -r5, lsl #4 │ │ │ │ mrscs r9, (UNDEF: 3) │ │ │ │ @ instruction: 0xf1474610 │ │ │ │ - blmi 10f9a88 <__read_chk@plt+0x10946b4> │ │ │ │ + blmi 10f99a8 <__read_chk@plt+0x10945d4> │ │ │ │ @ instruction: 0xf8592401 │ │ │ │ ldrb r5, [r0], r3 │ │ │ │ vstrls d9, [fp, #-52] @ 0xffffffcc │ │ │ │ str r9, [r1, #-934]! @ 0xfffffc5a │ │ │ │ @ instruction: 0xf8594b3c │ │ │ │ stmdavs fp!, {r0, r1, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -21961,21 +21961,21 @@ │ │ │ │ ldmvs sp!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldr r4, [sp], r4, lsl #12 │ │ │ │ ldr r4, [r4, #-1569] @ 0xfffff9df │ │ │ │ @ instruction: 0xf7ec980f │ │ │ │ @ instruction: 0xf8daffe7 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf16f4650 │ │ │ │ - stmdbmi r4, {r0, r2, r4, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi r4, {r0, r2, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ andcs lr, r2, #808 @ 0x328 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0882010 │ │ │ │ - str pc, [r5], -fp, lsr #29 │ │ │ │ + @ instruction: 0xe605fe73 │ │ │ │ svc 0x0048f7e9 │ │ │ │ andcs r4, r5, #999424 @ 0xf4000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ svc 0x00baf7e9 │ │ │ │ mvnscs r9, #12, 26 @ 0x300 │ │ │ │ ldrmi sl, [r9], -r1, lsr #20 │ │ │ │ andls r9, r2, #0 │ │ │ │ @@ -21983,63 +21983,63 @@ │ │ │ │ bls 3df350 <__read_chk@plt+0x379f7c> │ │ │ │ stmib r2, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf88d4b1a │ │ │ │ rsbscs r4, r8, #-1342177274 @ 0xb0000006 │ │ │ │ strtmi r2, [r8], -lr, ror #2 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ movwls r9, #41984 @ 0xa400 │ │ │ │ - blx 1036cfc <__read_chk@plt+0xfd1928> │ │ │ │ + blx 236cfc <__read_chk@plt+0x1d1928> │ │ │ │ @ instruction: 0xf43f286e │ │ │ │ blls 4e67f8 <__read_chk@plt+0x481424> │ │ │ │ ldrt r9, [fp], #934 @ 0x3a6 │ │ │ │ eorseq r4, sl, ip, asr #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrhteq r4, [sl], -lr │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r3, sp, r8, lsr #14 │ │ │ │ + andseq r3, sp, r0, lsl #12 │ │ │ │ ldrhteq r5, [sl], -lr │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ - andseq r3, sp, r2, lsl r7 │ │ │ │ + andseq r3, sp, sl, ror #11 │ │ │ │ eorseq r4, sl, r2, lsr #12 │ │ │ │ - andseq r3, sp, r4, lsl r6 │ │ │ │ - andseq r3, sp, r4, asr #11 │ │ │ │ - andseq r3, sp, r6, lsr #13 │ │ │ │ - mulseq lr, r2, r8 │ │ │ │ - andseq r3, sp, lr, ror #12 │ │ │ │ - andseq r3, sp, r8, lsr #11 │ │ │ │ + andseq r3, sp, ip, ror #9 │ │ │ │ + mulseq sp, ip, r4 │ │ │ │ + andseq r3, sp, lr, ror r5 │ │ │ │ + andseq r3, lr, r6, lsr r7 │ │ │ │ + andseq r3, sp, r6, asr #10 │ │ │ │ + andseq r3, sp, r0, lsl #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r3, sp, sl, lsl #10 │ │ │ │ - andseq r3, sp, lr, lsl r5 │ │ │ │ + andseq r3, sp, r2, ror #7 │ │ │ │ + @ instruction: 0x001d33f6 │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ subeq r2, r0, r8, asr #21 │ │ │ │ - andseq r3, sp, r8, lsr r5 │ │ │ │ + andseq r3, sp, r0, lsl r4 │ │ │ │ @ instruction: 0xffff7445 │ │ │ │ umaaleq r2, r0, r0, sl │ │ │ │ subeq r2, r0, r6, lsl #21 │ │ │ │ - ldrdeq fp, [r1], -lr @ │ │ │ │ - ldrdeq fp, [r1], -r6 @ │ │ │ │ - andseq r3, sp, sl, lsr r4 │ │ │ │ - andseq r3, sp, r2, lsl #4 │ │ │ │ - andseq r3, sp, r6, lsl #6 │ │ │ │ - andseq r3, sp, r6, asr #5 │ │ │ │ - eoreq r3, fp, r0, lsr #3 │ │ │ │ - andseq r3, sp, r6, ror r2 │ │ │ │ - eoreq r8, r6, r2, lsl #27 │ │ │ │ + eoreq fp, r1, r2, lsl #3 │ │ │ │ + eoreq fp, r1, sl, ror r1 │ │ │ │ + andseq r3, sp, r2, lsl r3 │ │ │ │ + ldrsbeq r3, [sp], -sl │ │ │ │ + @ instruction: 0x001d31de │ │ │ │ + mulseq sp, lr, r1 │ │ │ │ + eoreq r3, fp, r4, asr #32 │ │ │ │ + andseq r3, sp, lr, asr #2 │ │ │ │ + eoreq r8, r6, r6, lsr #24 │ │ │ │ strdeq r2, [r0], #-98 @ 0xffffff9e │ │ │ │ - andseq r3, sp, r2, ror #2 │ │ │ │ - andseq r3, sp, ip, lsl r1 │ │ │ │ - andseq r3, sp, r6, lsl #3 │ │ │ │ + andseq r3, sp, sl, lsr r0 │ │ │ │ + @ instruction: 0x001d2ff4 │ │ │ │ + andseq r3, sp, lr, asr r0 │ │ │ │ @ instruction: 0xffff76b7 │ │ │ │ - andseq r3, sp, r6, rrx │ │ │ │ - mulseq sp, r8, r0 │ │ │ │ - andseq r2, sp, lr, lsr #31 │ │ │ │ - andseq r3, sp, lr, lsr #32 │ │ │ │ - andseq r2, sp, ip, ror #31 │ │ │ │ - andseq r2, sp, r4, lsr lr │ │ │ │ - mulseq sp, r6, lr │ │ │ │ + andseq r2, sp, lr, lsr pc │ │ │ │ + andseq r2, sp, r0, ror pc │ │ │ │ + andseq r2, sp, r6, lsl #29 │ │ │ │ + andseq r2, sp, r6, lsl #30 │ │ │ │ + andseq r2, sp, r4, asr #29 │ │ │ │ + andseq r2, sp, ip, lsl #26 │ │ │ │ + andseq r2, sp, lr, ror #26 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r9, r7, lsr #27 │ │ │ │ strcs r4, [r0], -r7, lsr #19 │ │ │ │ stcmi 4, cr4, [r7], #500 @ 0x1f4 │ │ │ │ @@ -22061,26 +22061,26 @@ │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdahi r0, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ tstphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ ldrdls pc, [r4], -r8 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ sbchi pc, r0, r0 │ │ │ │ - blx 836fc2 <__read_chk@plt+0x7d1bee> │ │ │ │ + blx ffa36fc0 <__read_chk@plt+0xff9d1bec> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8d880df │ │ │ │ cdpcs 0, 0, cr6, cr0, cr4, {0} │ │ │ │ rscshi pc, r8, r0 │ │ │ │ bvs 955234 <__read_chk@plt+0x8efe60> │ │ │ │ @ instruction: 0xf7ef4418 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ blmi fe36f28c <__read_chk@plt+0xfe309eb8> │ │ │ │ strmi r2, [r1], -r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - ldc2l 0, cr15, [r8, #544] @ 0x220 │ │ │ │ + stc2 0, cr15, [r0, #544]! @ 0x220 │ │ │ │ ands r2, r0, r0 │ │ │ │ movwcs pc, #12864 @ 0x3240 @ │ │ │ │ mulsle pc, r8, r2 @ │ │ │ │ svcvc 0x0030f5b0 │ │ │ │ blmi fe12f13c <__read_chk@plt+0xfe0c9d68> │ │ │ │ @ instruction: 0x46314632 │ │ │ │ bvs 691074 <__read_chk@plt+0x62bca0> │ │ │ │ @@ -22091,15 +22091,15 @@ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, r6, r0, asr #32 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ ldmdami r9!, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf0064478 │ │ │ │ - strb pc, [fp, r7, asr #28]! @ │ │ │ │ + strb pc, [fp, sp, lsl #28]! @ │ │ │ │ andcs r4, r1, #117760 @ 0x1cc00 │ │ │ │ @ instruction: 0xe7e14631 │ │ │ │ stmiapl r4!, {r0, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7ec6825 │ │ │ │ @ instruction: 0xf44ffe0f │ │ │ │ ldmdavs fp!, {r3, r7, r9, ip, sp, lr} │ │ │ │ tstppl r0, r2, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @@ -22120,146 +22120,146 @@ │ │ │ │ addvc pc, r8, #8388608 @ 0x800000 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ blmi 19150dc <__read_chk@plt+0x18afd08> │ │ │ │ submi r9, r9, #2097152 @ 0x200000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf0642374 │ │ │ │ - ldmdacs r6!, {r0, r3, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r6!, {r0, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r8!, {r5, r6, ip, lr, pc}^ │ │ │ │ ldmdacs r4!, {r0, r4, r6, ip, lr, pc}^ │ │ │ │ blmi 176ee88 <__read_chk@plt+0x1709ab4> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - stc2l 0, cr15, [ip, #-544]! @ 0xfffffde0 │ │ │ │ + ldc2 0, cr15, [r4, #-544]! @ 0xfffffde0 │ │ │ │ stmdbvs r3!, {r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strcs r6, [r0], #-2592 @ 0xfffff5e0 │ │ │ │ ldrmi r9, [r8], #-1030 @ 0xfffffbfa │ │ │ │ - blx 1cb70be <__read_chk@plt+0x1c51cea> │ │ │ │ + blx eb70be <__read_chk@plt+0xe51cea> │ │ │ │ @ instruction: 0xf8d86807 │ │ │ │ @ instruction: 0x46390014 │ │ │ │ - blx ff4b70d0 <__read_chk@plt+0xff451cfc> │ │ │ │ + blx fe6b70d0 <__read_chk@plt+0xfe651cfc> │ │ │ │ @ instruction: 0xf0c44606 │ │ │ │ - ldmdbmi r0, {r0, r1, r3, r5, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r0, {r0, r1, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r9, r9, r5 │ │ │ │ @ instruction: 0xf1684479 │ │ │ │ - stmdbmi lr, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi lr, {r0, r1, r2, r3, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x9018f8d6 │ │ │ │ @ instruction: 0xf8d82205 │ │ │ │ ldrbtmi r8, [r9], #-20 @ 0xffffffec │ │ │ │ strtmi r9, [r0], -r5, lsl #28 │ │ │ │ cdp 7, 6, cr15, cr2, cr9, {7} │ │ │ │ strls r4, [r0], #-1611 @ 0xfffff9b5 │ │ │ │ andls r4, r2, sl, lsr r6 │ │ │ │ @ instruction: 0x46404631 │ │ │ │ strls sl, [r1], #-3078 @ 0xfffff3fa │ │ │ │ @ instruction: 0xf9eaf7f8 │ │ │ │ stmdage r5, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x000c2b00 │ │ │ │ movwcs r2, #8961 @ 0x2301 │ │ │ │ @ instruction: 0xf0c567ab │ │ │ │ - @ instruction: 0xe76ffcb7 │ │ │ │ + @ instruction: 0xe76ffc7f │ │ │ │ andne lr, r0, #3489792 @ 0x354000 │ │ │ │ @ instruction: 0xf0696838 │ │ │ │ - @ instruction: 0xe769f951 │ │ │ │ + @ instruction: 0xe769f919 │ │ │ │ andcs r4, r5, #60, 18 @ 0xf0000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ cdp 7, 4, cr15, cr2, cr9, {7} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r9, asr #12 │ │ │ │ - stc2 0, cr15, [r4, #-544]! @ 0xfffffde0 │ │ │ │ + stc2l 0, cr15, [ip], #544 @ 0x220 │ │ │ │ ldmdbmi r7!, {r1, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ andcs lr, r2, #864 @ 0x360 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0882010 │ │ │ │ - udiv sp, r7, sp │ │ │ │ + @ instruction: 0xe73dfcdf │ │ │ │ ldrtmi r4, [r2], -r5, lsr #22 │ │ │ │ stmiapl r3!, {r3, r4, r5, fp, sp, lr}^ │ │ │ │ ldmdbvs fp, {r0, r3, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe4419 │ │ │ │ @ instruction: 0xe745f895 │ │ │ │ @ instruction: 0x46314632 │ │ │ │ @ instruction: 0xf7ef4640 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0019f43f │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 1, cr15, cr6, cr9, {7} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - ldc2l 0, cr15, [r8], #544 @ 0x220 │ │ │ │ + stc2l 0, cr15, [r0], {136} @ 0x88 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe72720f4 │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ cdp 7, 0, cr15, cr0, cr9, {7} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ @ instruction: 0x46104631 │ │ │ │ - stc2l 0, cr15, [r2], #544 @ 0x220 │ │ │ │ + stc2 0, cr15, [sl], #544 @ 0x220 │ │ │ │ @ instruction: 0xf0c8e708 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {1} │ │ │ │ strbmi r4, [r1], -r2, asr #12 │ │ │ │ @ instruction: 0xf7ef4640 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ usat sp, #13, r0, asr #3 │ │ │ │ ldcl 7, cr15, [r2, #-932]! @ 0xfffffc5c │ │ │ │ eorseq r3, sl, r4, asr #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r3, sl, lr, lsr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r2, sp, lr, asr #29 │ │ │ │ + andseq r2, sp, r6, lsr #27 │ │ │ │ eorseq r3, sl, lr, lsl #23 │ │ │ │ - andseq r2, sp, r8, lsl #30 │ │ │ │ - andseq r2, sp, r0, ror #28 │ │ │ │ + andseq r2, sp, r0, ror #27 │ │ │ │ + andseq r2, sp, r8, lsr sp │ │ │ │ eorseq r5, sl, lr, ror #8 │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ - andseq r2, sp, r2, asr lr │ │ │ │ - andseq r2, sp, r0, lsr #27 │ │ │ │ - andseq r7, pc, r2, ror #16 │ │ │ │ - andseq pc, ip, sl, asr #18 │ │ │ │ - andseq r2, sp, r8, asr #15 │ │ │ │ - @ instruction: 0x001d2cbe │ │ │ │ - andseq pc, ip, r6, asr #17 │ │ │ │ + andseq r2, sp, sl, lsr #26 │ │ │ │ + andseq r2, sp, r8, ror ip │ │ │ │ + andseq r7, pc, r6, lsl #14 │ │ │ │ + andseq pc, ip, r2, lsr #16 │ │ │ │ + andseq r2, sp, r0, lsr #13 │ │ │ │ + mulseq sp, r6, fp │ │ │ │ + mulseq ip, lr, r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ rscseq pc, r0, #204, 16 @ 0xcc0000 │ │ │ │ blcs eb92b0 <__read_chk@plt+0xe53edc> │ │ │ │ stclmi 6, cr15, [ip, #692]! @ 0x2b4 │ │ │ │ blcc db92b8 <__read_chk@plt+0xd53ee4> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ blne cb92c0 <__read_chk@plt+0xc53eec> │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldrbtmi r7, [r9], #-2864 @ 0xfffff4d0 │ │ │ │ ldrbtmi r5, [pc], #-2259 @ 7af50 <__read_chk@plt+0x15b7c> │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3ce4 │ │ │ │ - @ instruction: 0xf1680300 │ │ │ │ - @ instruction: 0xf7ecf819 │ │ │ │ + @ instruction: 0xf1670300 │ │ │ │ + @ instruction: 0xf7ecff89 │ │ │ │ blx fedba368 <__read_chk@plt+0xfed54f94> │ │ │ │ stmdacs r0, {r2, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ b 144c780 <__read_chk@plt+0x13e73ac> │ │ │ │ svclt 0x00081353 │ │ │ │ blcs 83b74 <__read_chk@plt+0x1e7a0> │ │ │ │ bllt fe1af488 <__read_chk@plt+0xfe14a0b4> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df817a │ │ │ │ ldmpl fp!, {r2, r3, r4, r5, r6, r7, r9, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf8df9304 │ │ │ │ andcs r1, r5, #248, 20 @ 0xf8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stc 7, cr15, [ip, #932] @ 0x3a4 │ │ │ │ - ldc2 1, cr15, [r0, #-420] @ 0xfffffe5c │ │ │ │ + stc2 1, cr15, [r0], {105} @ 0x69 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ rscshi pc, r6, #0 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ @ instruction: 0xf0422001 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @@ -22272,15 +22272,15 @@ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d8544 │ │ │ │ pop {r2, r3, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ andcs r1, r5, #172, 20 @ 0xac000 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ stcl 7, cr15, [r2, #-932]! @ 0xfffffc5c │ │ │ │ - stc2l 1, cr15, [r6], #420 @ 0x1a4 │ │ │ │ + mrrc2 1, 6, pc, r6, cr9 @ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfd044 │ │ │ │ ldmpl fp!, {r3, r7, r9, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ ldrb r5, [r3, r0, asr #6] │ │ │ │ bne fe2b9380 <__read_chk@plt+0xfe253fac> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @@ -22293,36 +22293,36 @@ │ │ │ │ ldrmi r7, [r9], -r0, lsr #5 │ │ │ │ cmncs r1, #4, 2 │ │ │ │ @ instruction: 0xf5016809 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ stmiavs r9, {r7, r9, ip}^ │ │ │ │ submi r9, r9, #0, 12 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ - blx ffc371d0 <__read_chk@plt+0xffbd1dfc> │ │ │ │ + blx fee371d0 <__read_chk@plt+0xfedd1dfc> │ │ │ │ @ instruction: 0xf0002865 │ │ │ │ adcsmi r8, r0, #171 @ 0xab │ │ │ │ @ instruction: 0xf8dfd19d │ │ │ │ andcs r1, r5, #72, 20 @ 0x48000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc 7, cr15, [sl, #-932]! @ 0xfffffc5c │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r1, lsr #12 │ │ │ │ - stc2 0, cr15, [ip], {136} @ 0x88 │ │ │ │ + blx ff5b7286 <__read_chk@plt+0xff551eb2> │ │ │ │ stmdavs fp, {r2, r8, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldr r2, [ip, r0] │ │ │ │ bcc 6b93fc <__read_chk@plt+0x654028> │ │ │ │ ldmibhi r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmne r3, {r0, r1, r4, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ - blx fe0b739a <__read_chk@plt+0xfe051fc6> │ │ │ │ + blx 12b739a <__read_chk@plt+0x1251fc6> │ │ │ │ blge 48caa8 <__read_chk@plt+0x4276d4> │ │ │ │ ldrmi r9, [lr], r6, lsl #6 │ │ │ │ ldm ip!, {r2, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ @ instruction: 0xf857000f │ │ │ │ @@ -22345,73 +22345,73 @@ │ │ │ │ strcc r1, [r1, -r8] │ │ │ │ strvc pc, [r8, #1285] @ 0x505 │ │ │ │ vqsub.u8 d20, d16, d25 │ │ │ │ bl 9b9b0 <__read_chk@plt+0x365dc> │ │ │ │ @ instruction: 0xf8d90905 │ │ │ │ stmdbcs r0, {r2, r4, ip} │ │ │ │ svcvs 0x0048d0f1 │ │ │ │ - @ instruction: 0xf95ef0c6 │ │ │ │ + @ instruction: 0xf926f0c6 │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ strbmi r2, [r8], -r5, lsl #2 │ │ │ │ @ instruction: 0xf8cb9307 │ │ │ │ @ instruction: 0xf0c97010 │ │ │ │ - blls 1b9f84 <__read_chk@plt+0x154bb0> │ │ │ │ + blls 1b9ea4 <__read_chk@plt+0x154ad0> │ │ │ │ @ instruction: 0x4648463a │ │ │ │ @ instruction: 0xf5016819 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ @ instruction: 0xf8d115d4 │ │ │ │ @ instruction: 0xf7ec1bc0 │ │ │ │ @ instruction: 0xf7edfc7b │ │ │ │ @ instruction: 0xf0c1fbed │ │ │ │ - andcs pc, r0, fp, lsr #23 │ │ │ │ - @ instruction: 0xf9a4f0c2 │ │ │ │ + andcs pc, r0, r3, ror fp @ │ │ │ │ + @ instruction: 0xf96cf0c2 │ │ │ │ stmdbcs lr, {r0, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf04fbf1e │ │ │ │ cdpge 8, 4, cr0, cr10, cr0, {0} │ │ │ │ ldrtcc pc, [r9], #1600 @ 0x640 @ │ │ │ │ adds sp, r9, lr, lsl #2 │ │ │ │ orrscc pc, r1, #1325400064 @ 0x4f000000 │ │ │ │ ldrbeq r4, [r9, fp, asr #1] │ │ │ │ @ instruction: 0xf108d50a │ │ │ │ strbmi r0, [r0], -r1, lsl #16 │ │ │ │ - @ instruction: 0xf990f0c2 │ │ │ │ + @ instruction: 0xf958f0c2 │ │ │ │ stmdbcs lr, {r0, r7, fp, sp, lr} │ │ │ │ addhi pc, ip, r0 │ │ │ │ stmible pc!, {r4, r8, fp, sp}^ @ │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ strvs lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf7ec9300 │ │ │ │ @ instruction: 0x4601fd39 │ │ │ │ @ instruction: 0xf16a4650 │ │ │ │ - strb pc, [r6, sp, asr #17]! @ │ │ │ │ + @ instruction: 0xe7e6f83d │ │ │ │ stmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0xf169ec82 │ │ │ │ - strmi pc, [r0], r5, lsl #24 │ │ │ │ + @ instruction: 0x4680fb75 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8dfaef5 │ │ │ │ cdpge 8, 1, cr3, cr0, cr0, {7} │ │ │ │ stmials r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ bleq 18b75f8 <__read_chk@plt+0x1852224> │ │ │ │ ldmpl fp!, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ ldmdbvs fp, {r0, r2, r3, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4628441d │ │ │ │ - blx ff8b74d8 <__read_chk@plt+0xff852104> │ │ │ │ + blx feab74d8 <__read_chk@plt+0xfea52104> │ │ │ │ stcgt 6, cr4, [pc], {4} │ │ │ │ ldm r4, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ @ instruction: 0xf8df000f │ │ │ │ andcs r1, r5, #196, 16 @ 0xc40000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ ldmvs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ mrrc 7, 14, pc, ip, cr9 @ │ │ │ │ - @ instruction: 0xff2af165 │ │ │ │ + cdp2 1, 15, cr15, cr2, cr5, {3} │ │ │ │ stcne 3, cr2, [r2, #-400] @ 0xfffffe70 │ │ │ │ @ instruction: 0x46044619 │ │ │ │ stmib sp, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xf8cd2201 │ │ │ │ strls r9, [r0], -ip │ │ │ │ cdp 7, 6, cr15, cr0, cr9, {7} │ │ │ │ @@ -22419,156 +22419,156 @@ │ │ │ │ cmncs r4, #402653184 @ 0x18000000 │ │ │ │ ldrmi r1, [r9], -r2, lsr #27 │ │ │ │ andcs lr, r1, #3358720 @ 0x334000 │ │ │ │ andls pc, ip, sp, asr #17 │ │ │ │ strls r2, [r0], -r1, lsl #4 │ │ │ │ cdp 7, 5, cr15, cr2, cr9, {7} │ │ │ │ @ instruction: 0xf0c24628 │ │ │ │ - strtmi pc, [r8], -pc, lsr #18 │ │ │ │ + @ instruction: 0x4628f8f7 │ │ │ │ ldc2 7, cr15, [sl], #944 @ 0x3b0 │ │ │ │ stmdacs r0, {r0, r2, ip, pc} │ │ │ │ cmnphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ blge 361a5c <__read_chk@plt+0x2fc688> │ │ │ │ @ instruction: 0xf8cd9309 │ │ │ │ ldmibvs r3, {r2, r3, r5, pc} │ │ │ │ blcs d5494 <__read_chk@plt+0x700c0> │ │ │ │ svcne 0x0005d023 │ │ │ │ eor fp, r5, r0, lsr r9 │ │ │ │ @ instruction: 0xf14f2140 │ │ │ │ - stmdacs r0, {r0, r2, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, sl, #0 │ │ │ │ svceq 0x0004f855 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf8dfe01a │ │ │ │ andcs r1, r5, #60, 16 @ 0x3c0000 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0xf169ec18 │ │ │ │ - @ instruction: 0x4604fb9b │ │ │ │ + strmi pc, [r4], -fp, lsl #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81f9 │ │ │ │ ldmpl fp!, {r4, r5, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ str r9, [r5], r4, lsl #6 │ │ │ │ strbmi r9, [r8], -r7, lsl #18 │ │ │ │ - blx ff7b75c0 <__read_chk@plt+0xff7521ec> │ │ │ │ + blx fe9b75c0 <__read_chk@plt+0xfe9521ec> │ │ │ │ tstlt r8, r5, lsr #14 │ │ │ │ blcs 992b0 <__read_chk@plt+0x33edc> │ │ │ │ addhi pc, r4, #64 @ 0x40 │ │ │ │ @ instruction: 0xf10dad0d │ │ │ │ blls 1bdb90 <__read_chk@plt+0x1587bc> │ │ │ │ bcs 9531c <__read_chk@plt+0x2ff48> │ │ │ │ tstphi r6, #0 @ p-variant is OBSOLETE │ │ │ │ ubfxcc pc, pc, #17, #25 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ strcc r6, [r2], #-42 @ 0xffffffd6 │ │ │ │ ldmpl fp!, {r1, r3, r6, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0x46994618 │ │ │ │ - blx 1537600 <__read_chk@plt+0x14d222c> │ │ │ │ + blx 737600 <__read_chk@plt+0x6d222c> │ │ │ │ ubfxne pc, pc, #17, #5 │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ bl ffa39284 <__read_chk@plt+0xff9d3eb0> │ │ │ │ @ instruction: 0x27d8f8df │ │ │ │ vst1.8 {d20-d22}, [pc :128], r3 │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf1664630 │ │ │ │ - subscs pc, r0, #11468800 @ 0xaf0000 │ │ │ │ + subscs pc, r0, #7798784 @ 0x770000 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r1, lsl #6 │ │ │ │ @ instruction: 0xf8cd4633 │ │ │ │ @ instruction: 0xf150b000 │ │ │ │ - eorvs pc, r8, fp, ror lr @ │ │ │ │ + eorvs pc, r8, r3, asr #28 │ │ │ │ @ instruction: 0xf169b120 │ │ │ │ - strtmi pc, [r8], -r3, ror #31 │ │ │ │ - ldc2 1, cr15, [r0], {110} @ 0x6e │ │ │ │ + qsaxmi pc, r8, r3 @ │ │ │ │ + stc2 1, cr15, [r0], {110} @ 0x6e │ │ │ │ ldmdavs sl, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ vst1.64 {d24-d27}, [pc :128], r7 │ │ │ │ eorvs r4, sl, r0, lsr #3 │ │ │ │ @ instruction: 0xf0cc4648 │ │ │ │ - @ instruction: 0xf8dffa23 │ │ │ │ + @ instruction: 0xf8dff9eb │ │ │ │ @ instruction: 0x46071790 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7e92000 │ │ │ │ @ instruction: 0xf8dfebb8 │ │ │ │ strtmi r2, [r3], -r4, lsl #15 │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r4, [r0], -r0 │ │ │ │ - @ instruction: 0xf880f166 │ │ │ │ + @ instruction: 0xf848f166 │ │ │ │ movwcs r2, #592 @ 0x250 │ │ │ │ movwls r4, #5688 @ 0x1638 │ │ │ │ @ instruction: 0x46334611 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ - mcr2 1, 2, pc, cr12, cr0, {2} @ │ │ │ │ + mrc2 1, 0, pc, cr4, cr0, {2} │ │ │ │ @ instruction: 0xb1206028 │ │ │ │ - @ instruction: 0xffb4f169 │ │ │ │ + @ instruction: 0xff24f169 │ │ │ │ @ instruction: 0xf16e4628 │ │ │ │ - blls 1fa4fc <__read_chk@plt+0x195128> │ │ │ │ + blls 1fa2bc <__read_chk@plt+0x194ee8> │ │ │ │ bcs 956e4 <__read_chk@plt+0x30310> │ │ │ │ adcshi pc, r5, #0 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ strbmi r6, [r8], -sl, lsr #32 │ │ │ │ - @ instruction: 0xf9f4f0cc │ │ │ │ + @ instruction: 0xf9bcf0cc │ │ │ │ @ instruction: 0x1738f8df │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ bl fe2b9340 <__read_chk@plt+0xfe253f6c> │ │ │ │ @ instruction: 0x272cf8df │ │ │ │ vst1.8 {d20-d22}, [pc :128], r3 │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf1664630 │ │ │ │ - subscs pc, r0, #5308416 @ 0x510000 │ │ │ │ + subscs pc, r0, #1638400 @ 0x190000 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r1, lsl #6 │ │ │ │ @ instruction: 0xf8cd4633 │ │ │ │ @ instruction: 0xf150b000 │ │ │ │ - eorvs pc, r8, sp, lsl lr @ │ │ │ │ + eorvs pc, r8, r5, ror #27 │ │ │ │ @ instruction: 0xf169b120 │ │ │ │ - strtmi pc, [r8], -r5, lsl #31 │ │ │ │ - ldc2 1, cr15, [r2], #-440 @ 0xfffffe48 │ │ │ │ + @ instruction: 0x4628fef5 │ │ │ │ + blx fe93798e <__read_chk@plt+0xfe8d25ba> │ │ │ │ ldmdbvs pc, {r0, r2, r8, r9, fp, ip, pc} @ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ movwcs r8, #634 @ 0x27a │ │ │ │ @ instruction: 0xf8ca4638 │ │ │ │ eorvs r3, pc, r0 │ │ │ │ stcl 7, cr15, [r8, #-932]! @ 0xfffffc5c │ │ │ │ @ instruction: 0xf5b30083 │ │ │ │ svclt 0x003c4fa0 │ │ │ │ movmi pc, #1325400064 @ 0x4f000000 │ │ │ │ movwle r4, #34376 @ 0x8648 │ │ │ │ movwls r3, #29441 @ 0x7301 │ │ │ │ @ instruction: 0xf16e4618 │ │ │ │ - stmdavs pc!, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r0, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf8ca9b07 │ │ │ │ ldrmi r0, [r9], -r0 │ │ │ │ movwls r4, #30266 @ 0x763a │ │ │ │ - @ instruction: 0xf9aef0cc │ │ │ │ + @ instruction: 0xf976f0cc │ │ │ │ ssatne pc, #21, pc, asr #17 @ │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ bl 11393cc <__read_chk@plt+0x10d3ff8> │ │ │ │ @ instruction: 0xf8df9b07 │ │ │ │ ldrmi r2, [r9], -r8, lsr #13 │ │ │ │ ldrbtmi r9, [sl], #-1 │ │ │ │ ldrtmi r4, [r0], -r3, lsr #12 │ │ │ │ - @ instruction: 0xf1669400 │ │ │ │ - subscs pc, r0, #720896 @ 0xb0000 │ │ │ │ + @ instruction: 0xf1659400 │ │ │ │ + subscs pc, r0, #844 @ 0x34c │ │ │ │ ldrtmi r2, [r8], -r0, lsl #6 │ │ │ │ ldrmi r9, [r1], -r1, lsl #6 │ │ │ │ @ instruction: 0xf8cd4633 │ │ │ │ @ instruction: 0xf150b000 │ │ │ │ - ldrdvs pc, [r8], -r7 @ │ │ │ │ + mlavs r8, pc, sp, pc @ │ │ │ │ @ instruction: 0xf169b120 │ │ │ │ - qasxmi pc, r8, pc @ │ │ │ │ - blx ffbb7a1a <__read_chk@plt+0xffb52646> │ │ │ │ + strtmi pc, [r8], -pc, lsr #29 │ │ │ │ + blx 17b7a1a <__read_chk@plt+0x1752646> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - blx ffa37a26 <__read_chk@plt+0xff9d2652> │ │ │ │ + blx 1637a26 <__read_chk@plt+0x15d2652> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ cmpphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d39b09 │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8df8285 │ │ │ │ @ instruction: 0xf5092654 │ │ │ │ @@ -22576,52 +22576,52 @@ │ │ │ │ @ instruction: 0xf10c4699 │ │ │ │ ldrbtmi r0, [sl], #-3088 @ 0xfffff3f0 │ │ │ │ andsgt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd9205 │ │ │ │ movwcs fp, #32 │ │ │ │ @ instruction: 0x801cf8d7 │ │ │ │ mvnsvs r4, r8, lsr r6 │ │ │ │ - ldc2l 0, cr15, [r6], #776 @ 0x308 │ │ │ │ + ldc2 0, cr15, [lr], #776 @ 0x308 │ │ │ │ @ instruction: 0xf16e4683 │ │ │ │ - @ instruction: 0x465afd3b │ │ │ │ + ldrbmi pc, [sl], -fp, lsr #25 @ │ │ │ │ @ instruction: 0xf8ca4601 │ │ │ │ ldrtmi r0, [r8], -r0 │ │ │ │ - blx 3377ca <__read_chk@plt+0x2d23f6> │ │ │ │ + blx ff5377c8 <__read_chk@plt+0xff4d23f4> │ │ │ │ mvnseq pc, r2, asr #12 │ │ │ │ eorvs r4, r8, r2, lsl #12 │ │ │ │ andshi pc, ip, r7, asr #17 │ │ │ │ @ instruction: 0xf0cc9807 │ │ │ │ - stmdbls r5, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r5, {r0, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xf7e92000 │ │ │ │ @ instruction: 0xf8dfeae8 │ │ │ │ @ instruction: 0x462325fc │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r4, [r0], -r0 │ │ │ │ - @ instruction: 0xffb0f165 │ │ │ │ + @ instruction: 0xff78f165 │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ blls 20cdfc <__read_chk@plt+0x1a7a28> │ │ │ │ bls 2a0100 <__read_chk@plt+0x23ad2c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ svclt 0x000842bb │ │ │ │ @ instruction: 0x46134632 │ │ │ │ @ instruction: 0x46112250 │ │ │ │ - ldc2l 1, cr15, [r6, #-320]! @ 0xfffffec0 │ │ │ │ + ldc2 1, cr15, [lr, #-320]! @ 0xfffffec0 │ │ │ │ @ instruction: 0xb1206028 │ │ │ │ - cdp2 1, 13, cr15, cr14, cr9, {3} │ │ │ │ + cdp2 1, 4, cr15, cr14, cr9, {3} │ │ │ │ @ instruction: 0xf16e4628 │ │ │ │ - ldrbmi pc, [r0], -fp, lsl #23 @ │ │ │ │ - blx fe2b7ae2 <__read_chk@plt+0xfe25270e> │ │ │ │ + @ instruction: 0x4650fafb │ │ │ │ + blx ffeb7ae0 <__read_chk@plt+0xffe5270c> │ │ │ │ svccs 0x000069ff │ │ │ │ stmdals r9, {r0, r1, r2, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ blcs 95540 <__read_chk@plt+0x3016c> │ │ │ │ eorhi pc, sl, #0 │ │ │ │ - @ instruction: 0xf840f17f │ │ │ │ - ldc2l 1, cr15, [r0, #420] @ 0x1a4 │ │ │ │ + @ instruction: 0xffb0f17e │ │ │ │ + stc2l 1, cr15, [r0, #-420] @ 0xfffffe5c │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ blls 1b49f8 <__read_chk@plt+0x14f624> │ │ │ │ ldmib sp, {r1, r2, r3, r4, r6, r9, sl, lr}^ │ │ │ │ @@ -22630,116 +22630,116 @@ │ │ │ │ ldrbcc pc, [r4, #2257] @ 0x8d1 @ │ │ │ │ @ instruction: 0x63b4463a │ │ │ │ @ instruction: 0xf8d36137 │ │ │ │ @ instruction: 0xf44f1bc0 │ │ │ │ blx 15839a <__read_chk@plt+0xf2fc6> │ │ │ │ @ instruction: 0xf7ec0007 │ │ │ │ @ instruction: 0xf169fa5b │ │ │ │ - ldmib sp, {r0, r1, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c11005 │ │ │ │ - bfi pc, sp, #18, #8 @ │ │ │ │ + ldrb pc, [r9, r5, ror #17] @ │ │ │ │ strcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmne r3, {r0, r1, r4, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ - @ instruction: 0xf8faf0c1 │ │ │ │ + @ instruction: 0xf8c2f0c1 │ │ │ │ blge 48cdc0 <__read_chk@plt+0x4279ec> │ │ │ │ ldrmi r9, [ip], r6, lsl #6 │ │ │ │ ldrsbtls pc, [r8], -r6 @ │ │ │ │ stmia ip!, {r0, r1, r2, r3, r8, r9, sl, fp, lr, pc} │ │ │ │ ldm r7, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ bvs d3b5f8 <__read_chk@plt+0xcd6224> │ │ │ │ @ instruction: 0x63b46972 │ │ │ │ @ instruction: 0xf0c11898 │ │ │ │ - andls pc, r8, r7, lsl #31 │ │ │ │ - @ instruction: 0xf996f0c1 │ │ │ │ + andls pc, r8, pc, asr #30 │ │ │ │ + @ instruction: 0xf95ef0c1 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ svclt 0x004807db │ │ │ │ streq pc, [r3], #-111 @ 0xffffff91 │ │ │ │ orrhi pc, r9, r0, asr #2 │ │ │ │ @ instruction: 0xf0c14620 │ │ │ │ - stmvs r2, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r2, {r0, r2, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorle r2, r2, lr, lsl #20 │ │ │ │ ldmvc r4, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ strbtge pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x464646b3 │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ pkhbtmi r9, r1, ip │ │ │ │ ldrcc pc, [r9, r0, asr #12]! │ │ │ │ @ instruction: 0xf8d9bb25 │ │ │ │ bcs 483634 <__read_chk@plt+0x41e260> │ │ │ │ vst2.8 {d29-d30}, [pc :64], r2 │ │ │ │ smullsmi r3, r3, r1, r3 @ │ │ │ │ strle r0, [sp, #-2010] @ 0xfffff826 │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ - @ instruction: 0xff36f0c1 │ │ │ │ + cdp2 0, 15, cr15, cr14, cr1, {6} │ │ │ │ strmi r6, [r1], r2, lsl #17 │ │ │ │ mvnle r2, lr, lsl #20 │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ @ instruction: 0xf8c6465e │ │ │ │ @ instruction: 0xe7a09038 │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ strvs lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf7ec9300 │ │ │ │ @ instruction: 0x4601fadb │ │ │ │ @ instruction: 0xf1694650 │ │ │ │ - strb pc, [r3, pc, ror #28]! @ │ │ │ │ + ubfx pc, pc, #27, #4 │ │ │ │ @ instruction: 0xf0c14620 │ │ │ │ - strbmi pc, [r0, #-3899] @ 0xfffff0c5 @ │ │ │ │ + strbmi pc, [r0, #-3843] @ 0xfffff0fd @ │ │ │ │ @ instruction: 0xf8dbd1e6 │ │ │ │ bcs 83768 <__read_chk@plt+0x1e394> │ │ │ │ @ instruction: 0x4620d0d1 │ │ │ │ - @ instruction: 0xf892f0c1 │ │ │ │ + @ instruction: 0xf85af0c1 │ │ │ │ sbcsle r2, sp, r0, lsl #16 │ │ │ │ bcs 2d5a80 <__read_chk@plt+0x2706ac> │ │ │ │ ldrb sp, [r9, r9, asr #3] │ │ │ │ ldrcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldmdbvs r2!, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmne r3, {r0, r1, r4, r5, r9, fp, sp, lr}^ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ - @ instruction: 0xf882f0c1 │ │ │ │ + @ instruction: 0xf84af0c1 │ │ │ │ blge 48d0a4 <__read_chk@plt+0x427cd0> │ │ │ │ ldrmi r9, [lr], r6, lsl #6 │ │ │ │ ldrsbtls pc, [r8], -r6 @ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ @ instruction: 0xf0c163b4 │ │ │ │ - blmi ffd39a88 <__read_chk@plt+0xffcd46b4> │ │ │ │ + blmi ffd399a8 <__read_chk@plt+0xffcd45d4> │ │ │ │ movwls r5, #18683 @ 0x48fb │ │ │ │ movwcs lr, #6036 @ 0x1794 │ │ │ │ @ instruction: 0xf0c163b3 │ │ │ │ - strtmi pc, [r8], -sp, ror #17 │ │ │ │ - cdp2 0, 14, cr15, cr6, cr1, {6} │ │ │ │ + @ instruction: 0x4628f8b5 │ │ │ │ + cdp2 0, 10, cr15, cr14, cr1, {6} │ │ │ │ blcs 4158d8 <__read_chk@plt+0x3b0504> │ │ │ │ @ instruction: 0xf8dfd025 │ │ │ │ vqshl.s8 d24, d4, d3 │ │ │ │ vqdmlal.s q11, d0, d22 │ │ │ │ @ instruction: 0xf6400903 │ │ │ │ ldrbtmi r3, [r8], #1977 @ 0x7b9 │ │ │ │ blx af370c <__read_chk@plt+0xa8e338> │ │ │ │ ldrbeq pc, [r8, r3, lsl #6] @ │ │ │ │ strcc sp, [r1, #-1288] @ 0xfffffaf8 │ │ │ │ @ instruction: 0xf0c14628 │ │ │ │ - stmvs r3, {r0, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmvs r3, {r0, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andsle r2, r0, lr, lsl #22 │ │ │ │ ldmible r2!, {r0, r4, r8, r9, fp, sp}^ │ │ │ │ bge 1304300 <__read_chk@plt+0x129ef2c> │ │ │ │ andls r4, r1, #26214400 @ 0x1900000 │ │ │ │ ldrmi r4, [sl], -r8, lsr #12 │ │ │ │ movwls r9, #1794 @ 0x702 │ │ │ │ blx 1f396c0 <__read_chk@plt+0x1ed42ec> │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ - cdp2 1, 0, cr15, cr14, cr9, {3} │ │ │ │ + ldc2l 1, cr15, [lr, #-420]! @ 0xfffffe5c │ │ │ │ @ instruction: 0x63b4e7e7 │ │ │ │ bls 1f53dc <__read_chk@plt+0x190008> │ │ │ │ @ instruction: 0xf8d26993 │ │ │ │ blcs e3748 <__read_chk@plt+0x7e374> │ │ │ │ rscshi pc, sp, r0 │ │ │ │ svceq 0x0000f1ba │ │ │ │ cmpphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ @@ -22747,46 +22747,46 @@ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf5098153 │ │ │ │ blmi ffad17b4 <__read_chk@plt+0xffa6c3e0> │ │ │ │ ldmdaeq r0, {r3, r8, ip, sp, lr, pc} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ mvnseq pc, r2, asr #12 │ │ │ │ - @ instruction: 0xf0cc4640 │ │ │ │ - stmdbls r7, {r0, r2, r3, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0cb4640 │ │ │ │ + stmdbls r7, {r0, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ @ instruction: 0xf7e92000 │ │ │ │ bmi ff8f5df8 <__read_chk@plt+0xff890a24> │ │ │ │ vst1.8 {d20-d22}, [pc :128], r3 │ │ │ │ ldrbtmi r7, [sl], #-506 @ 0xfffffe06 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf1654630 │ │ │ │ - blls 1fb130 <__read_chk@plt+0x195d5c> │ │ │ │ + blls 1fb050 <__read_chk@plt+0x195c7c> │ │ │ │ ldrtmi r9, [r8], -r6, lsl #20 │ │ │ │ andls r6, r0, #10158080 @ 0x9b0000 │ │ │ │ ldrbmi r2, [r3, #-592] @ 0xfffffdb0 │ │ │ │ uadd16mi fp, fp, r4 │ │ │ │ @ instruction: 0x46114633 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ - ldc2 1, cr15, [r4], #-320 @ 0xfffffec0 │ │ │ │ + blx fffb7cda <__read_chk@plt+0xfff52906> │ │ │ │ @ instruction: 0xb1206028 │ │ │ │ - ldc2 1, cr15, [ip, #420] @ 0x1a4 │ │ │ │ + stc2 1, cr15, [ip, #-420] @ 0xfffffe5c │ │ │ │ @ instruction: 0xf16e4628 │ │ │ │ - @ instruction: 0xf85afa49 │ │ │ │ + @ instruction: 0xf85af9b9 │ │ │ │ bcs 873bc <__read_chk@plt+0x21fe8> │ │ │ │ @ instruction: 0xe6c5d1d0 │ │ │ │ @ instruction: 0xf14f2140 │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, sl, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [r6, #-508]! @ 0xfffffe04 │ │ │ │ strcs r4, [r0], -ip, asr #23 │ │ │ │ rsbscs r4, r8, #204, 16 @ 0xcc0000 │ │ │ │ ldrbtmi r2, [r8], #-377 @ 0xfffffe87 │ │ │ │ @ instruction: 0x960058fb │ │ │ │ @ instruction: 0xf0649307 │ │ │ │ - ldmdacs r8!, {r0, r3, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r8!, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ rschi pc, lr, r0 │ │ │ │ ldmdacs r9!, {r0, r2, r3, r8, sl, fp, sp, pc}^ │ │ │ │ stclge 4, cr15, [r5, #-508]! @ 0xfffffe04 │ │ │ │ blge 3a1ff8 <__read_chk@plt+0x33cc24> │ │ │ │ movwls r6, #28718 @ 0x702e │ │ │ │ @ instruction: 0x960c6993 │ │ │ │ ldmvs r6, {r0, r8, r9, fp, sp} │ │ │ │ @@ -22801,224 +22801,224 @@ │ │ │ │ @ instruction: 0xf1b8d1f7 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf1088115 │ │ │ │ @ instruction: 0xf1a830ff │ │ │ │ @ instruction: 0xf8cd0802 │ │ │ │ @ instruction: 0xf10d8020 │ │ │ │ @ instruction: 0xf16e0a38 │ │ │ │ - blls 1fa624 <__read_chk@plt+0x195250> │ │ │ │ + blls 1fa3e4 <__read_chk@plt+0x195010> │ │ │ │ @ instruction: 0xf8ca6028 │ │ │ │ ldmvs lr, {} @ │ │ │ │ ldmdavs r1!, {r1, r2, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ blmi fec27fc4 <__read_chk@plt+0xfebc2bf0> │ │ │ │ @ instruction: 0x4699447b │ │ │ │ @ instruction: 0xf8dae00b │ │ │ │ strbmi r2, [r9], -r0 │ │ │ │ @ instruction: 0x46501a12 │ │ │ │ andeq lr, r2, #168, 22 @ 0x2a000 │ │ │ │ - blx fedb7df0 <__read_chk@plt+0xfed52a1c> │ │ │ │ + blx 1fb7df0 <__read_chk@plt+0x1f52a1c> │ │ │ │ stmdavs r8!, {r0, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dab161 │ │ │ │ bne 503864 <__read_chk@plt+0x49e490> │ │ │ │ bl fea8d1a8 <__read_chk@plt+0xfea27dd4> │ │ │ │ @ instruction: 0xf1660202 │ │ │ │ - @ instruction: 0xf856faa9 │ │ │ │ + @ instruction: 0xf856fa71 │ │ │ │ stmdavs r8!, {r2, r8, r9, sl, fp, ip, sp} │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ movwcs r9, #2568 @ 0xa08 │ │ │ │ stmdavs r8!, {r0, r1, r7, sl, ip, lr} │ │ │ │ @ instruction: 0xf8ca2300 │ │ │ │ @ instruction: 0xf8ca0004 │ │ │ │ cdpge 0, 0, cr3, cr10, cr0, {0} │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ blls 24d15c <__read_chk@plt+0x1e7d88> │ │ │ │ muleq r3, sl, r8 │ │ │ │ - blx fe5b7bca <__read_chk@plt+0xfe5527f6> │ │ │ │ + blx 17b7bca <__read_chk@plt+0x17527f6> │ │ │ │ tstlt r3, fp, lsr #16 │ │ │ │ @ instruction: 0xf16e4628 │ │ │ │ - blls 279fcc <__read_chk@plt+0x214bf8> │ │ │ │ + blls 279d8c <__read_chk@plt+0x2149b8> │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ adcshi pc, sl, r0, asr #32 │ │ │ │ cmplt r9, r1, lsr r8 │ │ │ │ stmdals r9, {r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf19022a4 │ │ │ │ - @ instruction: 0x4630f9d9 │ │ │ │ - @ instruction: 0xf9b6f16e │ │ │ │ + ldrtmi pc, [r0], -r9, asr #18 @ │ │ │ │ + @ instruction: 0xf926f16e │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cae4ed │ │ │ │ vst4.8 {d23-d26}, [pc], r0 │ │ │ │ svcmi 0x008843a0 │ │ │ │ ldrbtmi r4, [pc], #-1608 @ 7b8e0 <__read_chk@plt+0x1650c> │ │ │ │ ldr r6, [r4, #47] @ 0x2f │ │ │ │ ldrbtmi r4, [sl], #-2694 @ 0xfffff57a │ │ │ │ bmi fe234c84 <__read_chk@plt+0xfe1cf8b0> │ │ │ │ strb r4, [r7, #-1146] @ 0xfffffb86 │ │ │ │ ldrbtmi r4, [sl], #-2693 @ 0xfffff57b │ │ │ │ stmmi r5, {r0, r2, r4, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1694478 │ │ │ │ - stmibmi r4, {r0, r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibmi r4, {r0, r2, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ @ instruction: 0xf169e8d2 │ │ │ │ - ldmdbvs r2!, {r0, r2, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbvs r2!, {r0, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ vst2.8 {d22-d23}, [pc :256], r3 │ │ │ │ ldmdami pc!, {r3, r7, r8, ip, sp, lr}^ @ │ │ │ │ blx ccafe <__read_chk@plt+0x6772a> │ │ │ │ ldmvs r9, {r1, r8, r9, ip, sp}^ │ │ │ │ - stc2 1, cr15, [r8, #-420] @ 0xfffffe5c │ │ │ │ + ldc2l 1, cr15, [r8], #-420 @ 0xfffffe5c │ │ │ │ @ instruction: 0xf1bae65e │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5098087 │ │ │ │ @ instruction: 0x4652501c │ │ │ │ mvnseq pc, r2, asr #12 │ │ │ │ @ instruction: 0xf8c53010 │ │ │ │ @ instruction: 0xf0cba000 │ │ │ │ - ldmdbmi r5!, {r0, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r5!, {r0, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ stmia lr!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46234a72 │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r4, [r0], -r0 │ │ │ │ - ldc2l 1, cr15, [r8, #-404]! @ 0xfffffe6c │ │ │ │ + stc2l 1, cr15, [r0, #-404] @ 0xfffffe6c │ │ │ │ subscs r9, r0, #6144 @ 0x1800 │ │ │ │ movwls r2, #256 @ 0x100 │ │ │ │ tstls r1, r8, lsr r6 │ │ │ │ @ instruction: 0x46114633 │ │ │ │ - blx 11b7eba <__read_chk@plt+0x1152ae6> │ │ │ │ + blx 3b7eba <__read_chk@plt+0x352ae6> │ │ │ │ stmdacs r0, {r3, r5, sp, lr} │ │ │ │ ldclge 4, cr15, [lr, #252] @ 0xfc │ │ │ │ - stc2 1, cr15, [sl], #420 @ 0x1a4 │ │ │ │ + ldc2 1, cr15, [sl], {105} @ 0x69 │ │ │ │ @ instruction: 0xf16e4628 │ │ │ │ - ldrb pc, [r7, #2391] @ 0x957 @ │ │ │ │ + ldrb pc, [r7, #2247] @ 0x8c7 @ │ │ │ │ andcs r4, r5, #100, 18 @ 0x190000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stm sl, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmib sp, {r1, r5, r6, r9, fp, lr}^ │ │ │ │ strtmi r4, [r3], -r0 │ │ │ │ vst3.16 {d20-d22}, [pc :256], sl │ │ │ │ @ instruction: 0x463071fa │ │ │ │ - ldc2l 1, cr15, [r4, #-404] @ 0xfffffe6c │ │ │ │ + ldc2 1, cr15, [ip, #-404] @ 0xfffffe6c │ │ │ │ @ instruction: 0xf1694630 │ │ │ │ - strb pc, [r3, #3219] @ 0xc93 @ │ │ │ │ + strb pc, [r3, #3075] @ 0xc03 @ │ │ │ │ andcs r4, r5, #92, 18 @ 0x170000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldmda r6!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r1, lsr r6 │ │ │ │ - @ instruction: 0xff58f087 │ │ │ │ + @ instruction: 0xff20f087 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ bllt 13399e0 <__read_chk@plt+0x12d460c> │ │ │ │ andcs r4, r5, #1327104 @ 0x144000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmda lr, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r3], -pc, asr #20 │ │ │ │ mvnsvc pc, pc, asr #8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r4, [r0], -r0 │ │ │ │ - stc2 1, cr15, [r8, #-404]! @ 0xfffffe6c │ │ │ │ + ldc2l 1, cr15, [r0], #404 @ 0x194 │ │ │ │ @ instruction: 0xf1694630 │ │ │ │ - blls 1faba8 <__read_chk@plt+0x1957d4> │ │ │ │ + blls 1fa968 <__read_chk@plt+0x195594> │ │ │ │ ldrdge pc, [r8], -r3 │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldcge 4, cr15, [r2, #252] @ 0xfc │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ str sl, [fp, #3726] @ 0xe8e │ │ │ │ andcs r4, r4, #68608 @ 0x10c00 │ │ │ │ tstls r0, r0, lsl r6 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ - ldc2 1, cr15, [r2], #-280 @ 0xfffffee8 │ │ │ │ + blx fff37f4e <__read_chk@plt+0xffed2b7a> │ │ │ │ @ instruction: 0xf16e9807 │ │ │ │ - @ instruction: 0xe7c7f8ff │ │ │ │ + strb pc, [r7, pc, ror #16] @ │ │ │ │ ldrsbtge pc, [r8], #143 @ 0x8f @ │ │ │ │ @ instruction: 0xe77444fa │ │ │ │ @ instruction: 0xf8cd2001 │ │ │ │ strbt r8, [ip], r0, lsr #32 │ │ │ │ @ instruction: 0xf10d4630 │ │ │ │ @ instruction: 0xf1870a38 │ │ │ │ - eorvs pc, r8, r7, lsr ip @ │ │ │ │ + eorvs pc, r8, r7, lsr #23 │ │ │ │ @ instruction: 0xf7e8e712 │ │ │ │ @ instruction: 0x9008efb0 │ │ │ │ strbt r2, [r0], r1 │ │ │ │ strls r2, [r8], -r1 │ │ │ │ svclt 0x0000e6dd │ │ │ │ eorseq r3, sl, r6, asr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001d2cfe │ │ │ │ + @ instruction: 0x001d2bd6 │ │ │ │ eorseq r3, sl, r6, lsr r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, pc, lr, lsl sp @ │ │ │ │ + andseq r1, pc, r2, asr #23 │ │ │ │ eorseq r3, sl, r6, asr #17 │ │ │ │ - @ instruction: 0x001d2cbe │ │ │ │ - andseq r2, sp, lr, asr #24 │ │ │ │ + mulseq sp, r6, fp │ │ │ │ + andseq r2, sp, r6, lsr #22 │ │ │ │ ldrhteq r5, [sl], -lr │ │ │ │ - andseq r2, sp, lr, lsr #24 │ │ │ │ + andseq r2, sp, r6, lsl #22 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq r6, r2, ip, ror #8 │ │ │ │ - strhteq r8, [r6], -r0 │ │ │ │ - eorseq r0, r3, ip, ror r7 │ │ │ │ - @ instruction: 0x001dacd6 │ │ │ │ - @ instruction: 0x001d2ad4 │ │ │ │ - andseq r2, sp, ip, lsr sl │ │ │ │ + eorseq r6, r2, r0, lsl #6 │ │ │ │ + eoreq r8, r6, r4, asr r3 │ │ │ │ + eorseq r0, r3, r0, lsl r6 │ │ │ │ + andseq sl, sp, sl, ror fp │ │ │ │ + andseq r2, sp, ip, lsr #19 │ │ │ │ + andseq r2, sp, r4, lsl r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sl, sp, r8, ror #23 │ │ │ │ - andseq r0, sp, r6, lsl #9 │ │ │ │ - andseq lr, ip, sl, asr #19 │ │ │ │ - andseq r0, sp, r8, lsr #8 │ │ │ │ - ldrdeq r2, [r9], -r0 @ │ │ │ │ - andseq r0, sp, sl, asr #7 │ │ │ │ - andseq lr, ip, sl, ror #17 │ │ │ │ - andseq r0, sp, lr, lsr r3 │ │ │ │ - andseq r5, pc, lr, lsr r1 @ │ │ │ │ - andseq r0, sp, r8, lsl #5 │ │ │ │ - eorseq r5, r2, ip, asr #30 │ │ │ │ - eorseq r5, r2, lr, ror #28 │ │ │ │ - andseq r4, pc, r4, lsl #29 │ │ │ │ - andseq r0, sp, r2 │ │ │ │ + andseq sl, sp, ip, lsl #21 │ │ │ │ + andseq r0, sp, lr, asr r3 │ │ │ │ + andseq lr, ip, r2, lsr #17 │ │ │ │ + andseq r0, sp, r0, lsl #6 │ │ │ │ + eoreq r2, r9, r4, ror r3 │ │ │ │ + andseq r0, sp, r2, lsr #5 │ │ │ │ + andseq lr, ip, r2, asr #15 │ │ │ │ + andseq r0, sp, r6, lsl r2 │ │ │ │ + andseq r4, pc, r2, ror #31 │ │ │ │ + andseq r0, sp, r0, ror #2 │ │ │ │ + eorseq r5, r2, r0, ror #27 │ │ │ │ + eorseq r5, r2, r2, lsl #26 │ │ │ │ + andseq r4, pc, r8, lsr #26 │ │ │ │ + @ instruction: 0x001cfeda │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andseq r1, sp, sl, lsr #28 │ │ │ │ - eorseq r4, r0, r8, lsl #17 │ │ │ │ - eorseq r0, r3, r2, rrx │ │ │ │ - eorseq r0, r3, sl, asr r0 │ │ │ │ - eorseq r0, r3, r4, asr r0 │ │ │ │ - eorseq r0, r3, lr, asr #32 │ │ │ │ - eoreq ip, r1, r8, lsr #5 │ │ │ │ - andseq r0, sp, r4, lsr #9 │ │ │ │ - andseq r4, sp, r0, lsl #3 │ │ │ │ - andseq r4, pc, r8, lsl #25 │ │ │ │ - andseq pc, ip, r8, lsl lr @ │ │ │ │ - andseq r4, pc, lr, lsr ip @ │ │ │ │ - andseq r2, sp, r8, lsr #6 │ │ │ │ - andseq r2, sp, r6, asr #5 │ │ │ │ - andseq r4, pc, r6, ror #23 │ │ │ │ - @ instruction: 0x001d22d0 │ │ │ │ - mlaseq r2, r8, r2, lr │ │ │ │ - eorseq pc, r2, r0, lsl #30 │ │ │ │ + andseq r1, sp, r2, lsl #26 │ │ │ │ + eorseq r4, r0, ip, lsr #14 │ │ │ │ + ldrshteq pc, [r2], -r6 @ │ │ │ │ + eorseq pc, r2, lr, ror #29 │ │ │ │ + eorseq pc, r2, r8, ror #29 │ │ │ │ + eorseq pc, r2, r2, ror #29 │ │ │ │ + eoreq ip, r1, ip, asr #2 │ │ │ │ + andseq r0, sp, ip, ror r3 │ │ │ │ + andseq r4, sp, r4, lsr #32 │ │ │ │ + andseq r4, pc, ip, lsr #22 │ │ │ │ + @ instruction: 0x001cfcf0 │ │ │ │ + andseq r4, pc, r2, ror #21 │ │ │ │ + andseq r2, sp, r0, lsl #4 │ │ │ │ + mulseq sp, lr, r1 │ │ │ │ + andseq r4, pc, sl, lsl #21 │ │ │ │ + andseq r2, sp, r8, lsr #3 │ │ │ │ + eorseq lr, r2, ip, lsr #2 │ │ │ │ + mlaseq r2, r4, sp, pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ @ instruction: 0x460c4afa │ │ │ │ ldrshtlt r4, [r1], sl │ │ │ │ ldmibmi sl!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ mvnls pc, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #-1667 @ 0xfffff97d │ │ │ │ ldmpl r3, {r1, sp}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f932f │ │ │ │ @ instruction: 0xf1670300 │ │ │ │ - ldmdblt ip!, {r0, r1, r2, r3, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdblt ip!, {r0, r1, r2, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ bmi ffd84b78 <__read_chk@plt+0xffd1f7a4> │ │ │ │ ldrbtmi r4, [sl], #-3056 @ 0xfffff410 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ bicshi pc, r3, r0, asr #32 │ │ │ │ eorslt r4, r1, r0, lsr #12 │ │ │ │ @@ -23032,26 +23032,26 @@ │ │ │ │ ldrmi r9, [r9], -r0 │ │ │ │ bvs fff8d454 <__read_chk@plt+0xfff28080> │ │ │ │ @ instruction: 0xf7e99401 │ │ │ │ rsbcs lr, lr, #2326528 @ 0x238000 │ │ │ │ strtmi r2, [r8], -r0, lsl #6 │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ adcscc pc, fp, sp, lsl #17 │ │ │ │ - blx 3b7d5c <__read_chk@plt+0x352988> │ │ │ │ + @ instruction: 0xf9d4f064 │ │ │ │ andle r2, r4, r9, ror r8 │ │ │ │ ldrbtmi r4, [r8], #-2272 @ 0xfffff720 │ │ │ │ - @ instruction: 0xff6af103 │ │ │ │ + @ instruction: 0xff32f103 │ │ │ │ @ instruction: 0xf0c7e7cc │ │ │ │ - andls pc, r3, r1, lsl #21 │ │ │ │ + andls pc, r3, r9, asr #20 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf04f8143 │ │ │ │ movwls r3, #17407 @ 0x43ff │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf0084608 │ │ │ │ - ldmvs fp!, {r0, r1, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs fp!, {r0, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ strcs r8, [r0, #-348] @ 0xfffffea4 │ │ │ │ @ instruction: 0x462e4bd5 │ │ │ │ ldrbtmi r4, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ bleq 276340 <__read_chk@plt+0x210f6c> │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ movwls r3, #25599 @ 0x63ff │ │ │ │ @@ -23067,34 +23067,34 @@ │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ stmibmi r7, {r3, r4, r5, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1025 @ 0xfffffbff │ │ │ │ svc 0x0030f7e8 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - cdp2 0, 1, cr15, cr2, cr7, {4} │ │ │ │ + ldc2l 0, cr15, [sl, #540] @ 0x21c │ │ │ │ @ instruction: 0xf91cf7ef │ │ │ │ @ instruction: 0xf0c3e0a8 │ │ │ │ - @ instruction: 0xf8d8fb7b │ │ │ │ + @ instruction: 0xf8d8fb43 │ │ │ │ pkhbtmi r3, r3, r4 │ │ │ │ blcc 78098 <__read_chk@plt+0x12cc4> │ │ │ │ @ instruction: 0xf0c56f58 │ │ │ │ - @ instruction: 0xf1b0fba1 │ │ │ │ + @ instruction: 0xf1b0fb69 │ │ │ │ @ instruction: 0xdc020a00 │ │ │ │ @ instruction: 0xf10be0e8 │ │ │ │ @ instruction: 0xf8d83bff │ │ │ │ @ instruction: 0x46593014 │ │ │ │ @ instruction: 0xf0c56f58 │ │ │ │ - stmdacs r0, {r0, r1, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8d0f5 │ │ │ │ movwcs r0, #20 │ │ │ │ ldrbmi r2, [r9], -r1, lsl #4 │ │ │ │ strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ bcc 780c8 <__read_chk@plt+0x12cf4> │ │ │ │ - @ instruction: 0xf82ef0c7 │ │ │ │ + @ instruction: 0xfff6f0c6 │ │ │ │ blx feca24b4 <__read_chk@plt+0xfec3d0e0> │ │ │ │ ldmdbeq fp, {r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ ldmdbvs sl!, {r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x001442b2 │ │ │ │ @ instruction: 0xf0032100 │ │ │ │ stmdbcs r0, {r0, r8} │ │ │ │ @ instruction: 0xf1bad161 │ │ │ │ @@ -23108,40 +23108,40 @@ │ │ │ │ ldmvs fp!, {r2, r3, r5, ip, lr, pc} │ │ │ │ svclt 0x00c82b01 │ │ │ │ ldrdlt pc, [ip], -r8 │ │ │ │ @ instruction: 0xf8dfdc02 │ │ │ │ ldrbtmi fp, [fp], #628 @ 0x274 │ │ │ │ stmib lr, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavs r0, {r1, r7, r9, sl, lr} │ │ │ │ - ldc2l 1, cr15, [r4, #-392]! @ 0xfffffe78 │ │ │ │ + ldc2 1, cr15, [ip, #-392]! @ 0xfffffe78 │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ mrscs fp, (UNDEF: 3) │ │ │ │ ldrmi r9, [r0], -r5, lsl #22 │ │ │ │ - blx ffc38224 <__read_chk@plt+0xffbd2e50> │ │ │ │ + blx fee38224 <__read_chk@plt+0xfedd2e50> │ │ │ │ @ instruction: 0x8010f8d8 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8dad042 │ │ │ │ strcc r0, [r1], -r0 │ │ │ │ - stc2l 1, cr15, [r2, #-392]! @ 0xfffffe78 │ │ │ │ + stc2 1, cr15, [sl, #-392]! @ 0xfffffe78 │ │ │ │ @ instruction: 0x46034990 │ │ │ │ ldrbtmi r4, [r9], #-1602 @ 0xfffff9be │ │ │ │ @ instruction: 0xf1672001 │ │ │ │ - ldmvs fp!, {r0, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs fp!, {r0, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf73f42b3 │ │ │ │ ldrb sl, [r9, -pc, ror #30]! │ │ │ │ @ instruction: 0x360168ba │ │ │ │ @ instruction: 0xf77f42b2 │ │ │ │ strcc sl, [r5, #-3957] @ 0xfffff08b │ │ │ │ strcs sp, [r0, #-46] @ 0xffffffd2 │ │ │ │ movwcs lr, #5988 @ 0x1764 │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0xf8d89013 │ │ │ │ strls r0, [r1, #-20] @ 0xffffffec │ │ │ │ blge 56095c <__read_chk@plt+0x4fb588> │ │ │ │ - cdp2 0, 1, cr15, cr2, cr5, {6} │ │ │ │ + ldc2l 0, cr15, [sl, #788] @ 0x314 │ │ │ │ @ instruction: 0x46059b13 │ │ │ │ adcsle r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf8594b7f │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ @@ -23169,132 +23169,132 @@ │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ blls 17be14 <__read_chk@plt+0x116a40> │ │ │ │ ldmdacs r7, {r2, r4, r8, r9, ip, pc} │ │ │ │ blls 2efdec <__read_chk@plt+0x28aa18> │ │ │ │ addsmi r9, r3, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0x4660d053 │ │ │ │ @ instruction: 0xf0c02100 │ │ │ │ - ldmibvs fp!, {r0, r1, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibvs fp!, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ submi r1, r0, #88 @ 0x58 │ │ │ │ ldc2 7, cr15, [ip], #952 @ 0x3b8 │ │ │ │ submi r6, r0, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xf50b6178 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820310 │ │ │ │ @ instruction: 0xe6b030f4 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - cdp2 0, 13, cr15, cr6, cr8, {0} │ │ │ │ + cdp2 0, 9, cr15, cr12, cr8, {0} │ │ │ │ @ instruction: 0xf04fe7c7 │ │ │ │ @ instruction: 0xf00830ff │ │ │ │ - @ instruction: 0xe707fed1 │ │ │ │ + @ instruction: 0xe707fe97 │ │ │ │ vst2.8 {d22,d24}, [pc :256], fp │ │ │ │ ldmdavs sp!, {r3, r7, r9, ip, sp, lr} │ │ │ │ subscc pc, r8, sp, lsr #17 │ │ │ │ strpl pc, [r3, #-2818] @ 0xfffff4fe │ │ │ │ @ instruction: 0xf0c36968 │ │ │ │ - stmdacs r0, {r0, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstcs r7, #-2147483633 @ 0x8000000f │ │ │ │ mcrreq 1, 0, pc, ip, cr13 @ │ │ │ │ bfi r9, r7, #6, #7 │ │ │ │ @ instruction: 0x360168bb │ │ │ │ @ instruction: 0xf6ff429e │ │ │ │ ldmib sp, {r3, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf1b88b07 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf04faeee │ │ │ │ @ instruction: 0xf00830ff │ │ │ │ - strbt pc, [r8], pc, lsr #29 @ │ │ │ │ + @ instruction: 0xe6e8fe75 │ │ │ │ @ instruction: 0xad0b697b │ │ │ │ ldrmi r6, [r8], #-2616 @ 0xfffff5c8 │ │ │ │ - stc2 0, cr15, [lr], {192} @ 0xc0 │ │ │ │ + mrrc2 0, 12, pc, r6, cr0 @ │ │ │ │ stmdavs r3, {r2, r9, sl, lr}^ │ │ │ │ movwls r9, #37636 @ 0x9304 │ │ │ │ strgt ip, [pc, #-3087] @ 7b275 <__read_chk@plt+0x15ea1> │ │ │ │ muleq pc, r4, r8 @ │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ blmi e35948 <__read_chk@plt+0xdd0574> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [fp, r9, lsr #2] │ │ │ │ ldmdbvs fp!, {r1, r8, sl, ip, lr, pc} │ │ │ │ orrsle r2, lr, r0, lsl #22 │ │ │ │ @ instruction: 0x46606979 │ │ │ │ ldrmi r6, [r9], #-2619 @ 0xfffff5c5 │ │ │ │ - stc2 0, cr15, [r8], {192} @ 0xc0 │ │ │ │ + mrrc2 0, 12, pc, r0, cr0 @ │ │ │ │ bllt 1cb5d4c <__read_chk@plt+0x1c50978> │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldrt r9, [lr], r6, lsl #6 │ │ │ │ vmlane.f64 d25, d1, d4 │ │ │ │ addsmi r6, r9, #104, 18 @ 0x1a0000 │ │ │ │ ldrmi fp, [r9], -r8, lsr #30 │ │ │ │ @ instruction: 0xf0c39114 │ │ │ │ - msrlt R8_usr, r7 │ │ │ │ + msrlt R8_usr, pc │ │ │ │ blcs d64e4 <__read_chk@plt+0x71110> │ │ │ │ blcs 12ff64 <__read_chk@plt+0xcab90> │ │ │ │ ldmdbvs r8!, {r0, r1, r2, r5, ip, lr, pc} │ │ │ │ - stc2 0, cr15, [sl, #-768] @ 0xfffffd00 │ │ │ │ + ldc2l 0, cr15, [r2], {192} @ 0xc0 │ │ │ │ eorsvs r2, r8, #0 │ │ │ │ - ldc2l 0, cr15, [ip, #-772] @ 0xfffffcfc │ │ │ │ + stc2 0, cr15, [r4, #-772]! @ 0xfffffcfc │ │ │ │ rscsvc pc, sp, #82837504 @ 0x4f00000 │ │ │ │ rscsvc pc, pc, #208666624 @ 0xc700000 │ │ │ │ svclt 0x00144290 │ │ │ │ movwcs r4, #1539 @ 0x603 │ │ │ │ ldrshvs r6, [fp, #-154]! @ 0xffffff66 │ │ │ │ @ instruction: 0xf73f429a │ │ │ │ bne fe767d00 <__read_chk@plt+0xfe70292c> │ │ │ │ cmnvs sl, r1, lsl #20 │ │ │ │ bvs f08b14 <__read_chk@plt+0xea3740> │ │ │ │ eorsvs r4, fp, #318767104 @ 0x13000000 │ │ │ │ @ instruction: 0xf04fe775 │ │ │ │ @ instruction: 0xf00830ff │ │ │ │ - @ instruction: 0xe7cbfe55 │ │ │ │ + bfi pc, fp, (invalid: 28:11) @ │ │ │ │ tstls r7, #1744830464 @ 0x68000000 │ │ │ │ mcrreq 1, 0, pc, ip, cr13 @ │ │ │ │ movwls r9, #19220 @ 0x4b14 │ │ │ │ tstcs fp, #22806528 @ 0x15c0000 │ │ │ │ @ instruction: 0xf7e8e7f7 │ │ │ │ svclt 0x0000ed44 │ │ │ │ eorseq r2, sl, r0, lsr sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r2, sp, lr, ror r1 │ │ │ │ + andseq r2, sp, r6, asr r0 │ │ │ │ eorseq r2, sl, r0, lsr #26 │ │ │ │ eorseq r2, sl, sl, lsl #26 │ │ │ │ - andseq r2, sp, r4, asr r1 │ │ │ │ + andseq r2, sp, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r2, sp, r6, lsl #3 │ │ │ │ - andseq r2, sp, lr, lsl #2 │ │ │ │ - ldrsheq r2, [sp], -lr │ │ │ │ - @ instruction: 0x001f0fbe │ │ │ │ - andseq r2, sp, r6 │ │ │ │ + andseq r2, sp, lr, asr r0 │ │ │ │ + andseq r1, sp, r6, ror #31 │ │ │ │ + @ instruction: 0x001d1fd6 │ │ │ │ + andseq r0, pc, r2, ror #28 │ │ │ │ + @ instruction: 0x001d1ede │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r9, r1, r4, lsr #22 │ │ │ │ + eoreq r9, r1, r8, asr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 10, cr15, cr0, cr12, {6} │ │ │ │ bmi ffb8d9c4 <__read_chk@plt+0xffb285f0> │ │ │ │ strmi r4, [r9], ip, ror #23 │ │ │ │ stmibmi ip!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movsge pc, #14614528 @ 0xdf0000 │ │ │ │ strmi fp, [r7], -pc, asr #1 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r2, [sl], #2 │ │ │ │ movtls r6, #55323 @ 0xd81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xfff4f166 │ │ │ │ + @ instruction: 0xff64f166 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ movwcs sp, #2 │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf0c14648 │ │ │ │ - strmi pc, [r4], -sp, ror #20 │ │ │ │ + @ instruction: 0x4604fa35 │ │ │ │ stmdavs r1!, {r3, r4, r5, r9, sl, lr} │ │ │ │ - @ instruction: 0xf9cef0c3 │ │ │ │ + @ instruction: 0xf996f0c3 │ │ │ │ strmi r6, [r6], -r3, lsr #17 │ │ │ │ @ instruction: 0xf0002b08 │ │ │ │ blcs 35c298 <__read_chk@plt+0x2f6ec4> │ │ │ │ blcs 2701bc <__read_chk@plt+0x20ade8> │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ tstlt sl, r2, asr #16 │ │ │ │ blcs 9a02c <__read_chk@plt+0x34c58> │ │ │ │ @@ -23310,75 +23310,75 @@ │ │ │ │ @ instruction: 0x4619ad1b │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ svc 0x0062f7e8 │ │ │ │ rsbcs r4, lr, #40, 12 @ 0x2800000 │ │ │ │ strtmi r2, [fp], -r0, lsl #10 │ │ │ │ strls r4, [r0, #-1553] @ 0xfffff9ef │ │ │ │ teqppl r3, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffe0f063 │ │ │ │ + @ instruction: 0xffa8f063 │ │ │ │ ldmdacs r9!, {r6, r7, r9, ip, sp, pc}^ │ │ │ │ strbmi sp, [r8], -r8, ror #2 │ │ │ │ - blx fed38332 <__read_chk@plt+0xfecd2f5e> │ │ │ │ + blx 1f38332 <__read_chk@plt+0x1ed2f5e> │ │ │ │ strmi r6, [r1], r3, lsr #17 │ │ │ │ blcs cac54 <__read_chk@plt+0x65880> │ │ │ │ addhi pc, pc, r0, asr #4 │ │ │ │ @ instruction: 0xf0c14630 │ │ │ │ - stmdacs r2, {r0, r2, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r2, {r0, r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, sl, r0, lsl #4 │ │ │ │ bleq db8480 <__read_chk@plt+0xd530ac> │ │ │ │ ldmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f6830 │ │ │ │ tstls r2, #-67108861 @ 0xfc000003 │ │ │ │ - @ instruction: 0xf934f187 │ │ │ │ + @ instruction: 0xf8a4f187 │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf1876870 │ │ │ │ - @ instruction: 0xf8c9f92f │ │ │ │ + @ instruction: 0xf8c9f89f │ │ │ │ ldmvs r0!, {}^ @ │ │ │ │ - @ instruction: 0xf92af187 │ │ │ │ + @ instruction: 0xf89af187 │ │ │ │ ldmdbvs r0!, {r4, ip, pc} │ │ │ │ - @ instruction: 0xf926f187 │ │ │ │ + @ instruction: 0xf896f187 │ │ │ │ @ instruction: 0x46309011 │ │ │ │ - @ instruction: 0xf9f6f0c1 │ │ │ │ + @ instruction: 0xf9bef0c1 │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ ldmmi r0!, {r0, r1, r2, r3, r8, pc} │ │ │ │ @ instruction: 0xf1874478 │ │ │ │ - stmdavs r1!, {r0, r1, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r1!, {r0, r1, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ andls r2, pc, r0, lsl #4 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #6 │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ - cdp2 0, 3, cr15, cr0, cr6, {6} │ │ │ │ + ldc2l 0, cr15, [r8, #792]! @ 0x318 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ mrshi pc, (UNDEF: 10) @ │ │ │ │ @ instruction: 0xf16d4658 │ │ │ │ - strbmi pc, [r8], -r5, asr #27 @ │ │ │ │ - stc2l 1, cr15, [r2, #436] @ 0x1b4 │ │ │ │ + @ instruction: 0x4648fd35 │ │ │ │ + ldc2 1, cr15, [r2, #-436]! @ 0xfffffe4c │ │ │ │ @ instruction: 0xf16da810 │ │ │ │ - ldmdage r1, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [ip, #436]! @ 0x1b4 │ │ │ │ + ldmdage r1, {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [ip, #-436]! @ 0xfffffe4c │ │ │ │ @ instruction: 0xf16da80f │ │ │ │ - ldrh pc, [r3], #-217 @ 0xffffff27 @ │ │ │ │ + subs pc, r3, r9, lsr #26 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ - @ instruction: 0xf96ef0c1 │ │ │ │ + @ instruction: 0xf936f0c1 │ │ │ │ @ instruction: 0x46024b9e │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r8], -fp, lsl #6 │ │ │ │ - blx 12b8412 <__read_chk@plt+0x125303e> │ │ │ │ + blx 4b8412 <__read_chk@plt+0x45303e> │ │ │ │ @ instruction: 0x4605499a │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7e82000 │ │ │ │ stccs 12, cr14, [r0, #-888] @ 0xfffffc88 │ │ │ │ ldcmi 1, cr13, [r7, #512] @ 0x200 │ │ │ │ @ instruction: 0xe77d447d │ │ │ │ andcs r4, r5, #2457600 @ 0x258000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldcl 7, cr15, [r2], {232} @ 0xe8 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r9, lsr #12 │ │ │ │ - blx fedb8332 <__read_chk@plt+0xfed52f5e> │ │ │ │ + blx 1fb8332 <__read_chk@plt+0x1f52f5e> │ │ │ │ bmi fe4c4118 <__read_chk@plt+0xfe45ed44> │ │ │ │ ldrbtmi r4, [sl], #-2951 @ 0xfffff479 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r0, r1, r2, r3, r6, ip, sp, pc} │ │ │ │ @@ -23392,80 +23392,80 @@ │ │ │ │ stc 7, cr15, [lr], #928 @ 0x3a0 │ │ │ │ stcmi 7, cr14, [r4, #328] @ 0x148 │ │ │ │ @ instruction: 0x4628447d │ │ │ │ movwcs lr, #5969 @ 0x1751 │ │ │ │ ldrtmi r6, [r8], -r1, lsr #16 │ │ │ │ ldrmi r9, [sl], -r0, lsl #10 │ │ │ │ @ instruction: 0xf0c69301 │ │ │ │ - strmi pc, [r5], -fp, asr #27 │ │ │ │ + @ instruction: 0x4605fd93 │ │ │ │ suble r2, r2, r0, lsl #26 │ │ │ │ tstle lr, r5, lsl #10 │ │ │ │ svc 0x008cf7e8 │ │ │ │ blmi 1f4d98c <__read_chk@plt+0x1ee85b8> │ │ │ │ orrvc pc, r8, pc, asr #8 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldmdavs fp, {r1, r3, r4, r8, fp, sp, lr} │ │ │ │ movwcc pc, #11009 @ 0x2b01 @ │ │ │ │ stccs 8, cr6, [r0, #-884] @ 0xfffffc8c │ │ │ │ ldmdbvs lr, {r0, r4, r6, ip, lr, pc} │ │ │ │ suble r2, fp, r0, lsl #28 │ │ │ │ @ instruction: 0xf1626820 │ │ │ │ - ldmdbmi r3!, {r0, r1, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r3!, {r0, r1, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r3], -r4, lsl #12 │ │ │ │ @ instruction: 0x462a4479 │ │ │ │ strls r2, [r0], #-1 │ │ │ │ - cdp2 1, 15, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 1, 6, cr15, cr0, cr6, {3} │ │ │ │ stmdbmi pc!, {r4, r5, r7, r8, r9, sl, sp, lr, pc}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ @ instruction: 0x4605ec78 │ │ │ │ svc 0x0066f7e8 │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ - blx 3b8756 <__read_chk@plt+0x353382> │ │ │ │ + blx ff5b8754 <__read_chk@plt+0xff553380> │ │ │ │ andls r2, r0, r5, lsl #4 │ │ │ │ tstcs r3, fp, lsr #12 │ │ │ │ @ instruction: 0xf1464610 │ │ │ │ - @ instruction: 0xe7cef85f │ │ │ │ + strb pc, [lr, r7, lsr #16] @ │ │ │ │ strtmi r6, [r1], -r5, lsr #16 │ │ │ │ @ instruction: 0xf0c14638 │ │ │ │ - strtmi pc, [r9], -r3, ror #17 │ │ │ │ + strtmi pc, [r9], -fp, lsr #17 │ │ │ │ ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ - ldc2l 0, cr15, [ip, #792]! @ 0x318 │ │ │ │ + stc2l 0, cr15, [r4, #792] @ 0x318 │ │ │ │ stccs 6, cr4, [r0, #-20] @ 0xffffffec │ │ │ │ ldmdbmi pc, {r2, r3, r4, r5, r7, r8, ip, lr, pc}^ @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ andcs lr, r3, #22016 @ 0x5600 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0872004 │ │ │ │ - stmiavs r3!, {r0, r1, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ blcs cae30 <__read_chk@plt+0x65a5c> │ │ │ │ addhi pc, r9, r0, asr #4 │ │ │ │ ldrbtmi r4, [sl], #-2647 @ 0xfffff5a9 │ │ │ │ andcs r4, r5, r7, asr r9 │ │ │ │ @ instruction: 0xf1664479 │ │ │ │ - @ instruction: 0x4648feb5 │ │ │ │ - blx ff33852e <__read_chk@plt+0xff2d315a> │ │ │ │ + strbmi pc, [r8], -r5, lsr #28 @ │ │ │ │ + blx fe53852e <__read_chk@plt+0xfe4d315a> │ │ │ │ ldrb r2, [r2, -r1]! │ │ │ │ ldrbtmi r4, [lr], #-3667 @ 0xfffff1ad │ │ │ │ ldclmi 7, cr14, [r3, #-704] @ 0xfffffd40 │ │ │ │ @ instruction: 0xe7aa447d │ │ │ │ @ instruction: 0xf44f4b43 │ │ │ │ @ instruction: 0xf85a41a0 │ │ │ │ movwls r3, #45059 @ 0xb003 │ │ │ │ @ instruction: 0xf0cb4618 │ │ │ │ - stmdbmi lr, {r0, r1, r4, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi lr, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ stc 7, cr15, [r8], #-928 @ 0xfffffc60 │ │ │ │ blmi f75f84 <__read_chk@plt+0xf10bb0> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r8], -fp, lsl #6 │ │ │ │ - blx fe13859c <__read_chk@plt+0xfe0d31c8> │ │ │ │ + blx 133859c <__read_chk@plt+0x12d31c8> │ │ │ │ strmi r4, [r5], -r6, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7e82000 │ │ │ │ @ instruction: 0xe738ec18 │ │ │ │ strtmi r4, [r8], -r3, asr #18 │ │ │ │ andcs r4, r5, #4288 @ 0x10c0 │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ @@ -23474,94 +23474,94 @@ │ │ │ │ stclmi 6, cr4, [r1, #-160] @ 0xffffff60 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7e8447d │ │ │ │ strt lr, [r9], r6, lsl #24 │ │ │ │ ldmvs r2!, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ - @ instruction: 0xf808f187 │ │ │ │ + @ instruction: 0xff78f186 │ │ │ │ ldmdami sl!, {r0, r1, r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ sxtab r4, r0, r8, ror #8 │ │ │ │ strcs r9, [r1], #-2833 @ 0xfffff4ef │ │ │ │ @ instruction: 0xf04f9302 │ │ │ │ blls 488ac4 <__read_chk@plt+0x4236f0> │ │ │ │ movwls r4, #5688 @ 0x1638 │ │ │ │ movwls r9, #2831 @ 0xb0f │ │ │ │ strls sl, [r7, #-2834] @ 0xfffff4ee │ │ │ │ strls r9, [r8], #-1285 @ 0xfffffafb │ │ │ │ strls r9, [r3], #-1030 @ 0xfffffbfa │ │ │ │ @ instruction: 0xf8d99304 │ │ │ │ @ instruction: 0xf8db3000 │ │ │ │ @ instruction: 0xf0c62000 │ │ │ │ - @ instruction: 0x4658f991 │ │ │ │ - stc2 1, cr15, [r4], #436 @ 0x1b4 │ │ │ │ + @ instruction: 0x4658f959 │ │ │ │ + ldc2 1, cr15, [r4], {109} @ 0x6d │ │ │ │ @ instruction: 0xf16d4648 │ │ │ │ - ldmdage r0, {r0, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [lr], {109} @ 0x6d │ │ │ │ + ldmdage r0, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [lr], {109} @ 0x6d │ │ │ │ @ instruction: 0xf16da811 │ │ │ │ - stmdage pc, {r0, r1, r3, r4, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ - ldc2 1, cr15, [r8], {109} @ 0x6d │ │ │ │ + stmdage pc, {r0, r1, r3, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stc2 1, cr15, [r8], {109} @ 0x6d │ │ │ │ bls 50ef68 <__read_chk@plt+0x4a9b94> │ │ │ │ ldmdage r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andscs r9, sl, #20, 4 @ 0x40000001 │ │ │ │ ldmdbvs fp, {r0, r1, r2, r4, r9, ip, pc} │ │ │ │ subscc pc, r8, sp, lsr #17 │ │ │ │ - blx 14b8624 <__read_chk@plt+0x1453250> │ │ │ │ + blx 6b8624 <__read_chk@plt+0x653250> │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ bmi 83612c <__read_chk@plt+0x7d0d58> │ │ │ │ @ instruction: 0xe775447a │ │ │ │ bl 11ba2d4 <__read_chk@plt+0x1154f00> │ │ │ │ ldrshteq r2, [sl], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, sp, r8, ror #27 │ │ │ │ + andseq r1, sp, r0, asr #25 │ │ │ │ eorseq r2, sl, sl, ror #17 │ │ │ │ - andseq r1, sp, r6, lsr #27 │ │ │ │ - ldrhteq pc, [r2], -r8 @ │ │ │ │ + andseq r1, sp, lr, ror ip │ │ │ │ + eorseq pc, r2, ip, asr #14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r1, sp, r2, ror #25 │ │ │ │ - eorseq pc, r2, r8, asr #16 │ │ │ │ - andseq r1, sp, sl, asr #26 │ │ │ │ + @ instruction: 0x001d1bba │ │ │ │ + ldrsbteq pc, [r2], -ip @ │ │ │ │ + andseq r1, sp, r2, lsr #24 │ │ │ │ eorseq r2, sl, sl, ror #14 │ │ │ │ - andseq r1, sp, r2, ror #24 │ │ │ │ - eorseq pc, r2, ip, ror #15 │ │ │ │ + andseq r1, sp, sl, lsr fp │ │ │ │ + eorseq pc, r2, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r1, sp, r0, lsl #25 │ │ │ │ - @ instruction: 0x001cf9d4 │ │ │ │ - @ instruction: 0x001d1bf0 │ │ │ │ - andseq r1, sp, r6, asr fp │ │ │ │ - @ instruction: 0x001d1bf0 │ │ │ │ - mlaeq r1, r2, r6, r9 │ │ │ │ - eoreq r9, r1, ip, lsl #13 │ │ │ │ andseq r1, sp, r8, asr fp │ │ │ │ - andseq r1, sp, r2, lsr #22 │ │ │ │ - andseq r1, sp, r4, lsr #22 │ │ │ │ - ldrhteq pc, [r2], -r6 @ │ │ │ │ - @ instruction: 0x001d1afe │ │ │ │ - eorseq pc, r2, r4, lsr #13 │ │ │ │ - eorseq pc, r2, r8, lsl #13 │ │ │ │ - eoreq fp, ip, ip, lsr #24 │ │ │ │ + andseq pc, ip, ip, lsr #17 │ │ │ │ + andseq r1, sp, r8, asr #21 │ │ │ │ + andseq r1, sp, lr, lsr #20 │ │ │ │ + andseq r1, sp, r8, asr #21 │ │ │ │ + eoreq r9, r1, r6, lsr r5 │ │ │ │ + eoreq r9, r1, r0, lsr r5 │ │ │ │ + andseq r1, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x001d19fa │ │ │ │ + @ instruction: 0x001d19fc │ │ │ │ + eorseq pc, r2, sl, asr #10 │ │ │ │ + @ instruction: 0x001d19d6 │ │ │ │ + eorseq pc, r2, r8, lsr r5 @ │ │ │ │ + eorseq pc, r2, ip, lsl r5 @ │ │ │ │ + ldrdeq fp, [ip], -r0 @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd35b0 <__read_chk@plt+0xfeb6e1dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 5c0358 <__read_chk@plt+0x55af84> │ │ │ │ blmi 5e85c4 <__read_chk@plt+0x5831f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavs r4, {r4, r7, r8, ip, sp, pc} │ │ │ │ cmnlt ip, r5, lsl #12 │ │ │ │ cmplt r3, r3, ror #16 │ │ │ │ blvs fe94dd90 <__read_chk@plt+0xfe8e89bc> │ │ │ │ @ instruction: 0x4630b11b │ │ │ │ @ instruction: 0xf0ca9300 │ │ │ │ - stclvs 14, cr15, [r3], #-924 @ 0xfffffc64 │ │ │ │ + stclvs 14, cr15, [r3], #-700 @ 0xfffffd44 │ │ │ │ blcs 894e8 <__read_chk@plt+0x24114> │ │ │ │ @ instruction: 0x4628d1f5 │ │ │ │ - stc2 1, cr15, [r4], #-436 @ 0xfffffe4c │ │ │ │ + blx fe5b89a6 <__read_chk@plt+0xfe5535d2> │ │ │ │ blmi 24ec14 <__read_chk@plt+0x1e9840> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls d6464 <__read_chk@plt+0x71090> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ b ff6ba3ac <__read_chk@plt+0xff654fd8> │ │ │ │ @@ -23578,15 +23578,15 @@ │ │ │ │ strbtge pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andls r2, r6, #9 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrbtmi r2, [sl], #1124 @ 0x464 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldc2 1, cr15, [lr, #408] @ 0x198 │ │ │ │ + stc2 1, cr15, [lr, #-408] @ 0xfffffe68 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmib r4, {r3, r5, r6, r8, pc}^ │ │ │ │ bge 3fc860 <__read_chk@plt+0x39748c> │ │ │ │ ldmda lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8160 │ │ │ │ @ instruction: 0xf04f743c │ │ │ │ @@ -23594,15 +23594,15 @@ │ │ │ │ @ instruction: 0x46c1a010 │ │ │ │ @ instruction: 0x4645447f │ │ │ │ strbmi r4, [r3], r2, lsl #13 │ │ │ │ andshi pc, r4, sp, asr #17 │ │ │ │ stccs 0, cr14, [r0, #-48] @ 0xffffffd0 │ │ │ │ rschi pc, fp, r0 │ │ │ │ @ instruction: 0xf1014650 │ │ │ │ - bls 43b558 <__read_chk@plt+0x3d6184> │ │ │ │ + bls 43b478 <__read_chk@plt+0x3d60a4> │ │ │ │ ldrdeq lr, [r0, -r4] │ │ │ │ stmia r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb3a84682 │ │ │ │ ldrbmi r6, [r0], -r6, lsr #17 │ │ │ │ @ instruction: 0xf7e869b1 │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldrtmi sp, [r9], -fp, ror #1 │ │ │ │ @@ -23653,15 +23653,15 @@ │ │ │ │ adcsmi lr, r8, #40, 26 @ 0xa00 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ movweq pc, #4102 @ 0x1006 @ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ eorsle r2, r8, r0, lsl #24 │ │ │ │ strcs r4, [r0, -r0, lsr #12] │ │ │ │ @ instruction: 0xf16d970a │ │ │ │ - blmi ff37b8d4 <__read_chk@plt+0xff316500> │ │ │ │ + blmi ff37b694 <__read_chk@plt+0xff3162c0> │ │ │ │ svcge 0x000846bb │ │ │ │ andeq lr, r8, sp, asr #19 │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ ldrbmi lr, [r8, #-3344] @ 0xfffff2f0 │ │ │ │ ldrdcs fp, [r0, -r4] │ │ │ │ tstpeq r1, r6 @ p-variant is OBSOLETE │ │ │ │ @@ -23672,28 +23672,28 @@ │ │ │ │ stmdbcs r0, {r0, r3, r6, fp, sp, lr} │ │ │ │ addshi pc, sp, r0 │ │ │ │ blcs 9a5e4 <__read_chk@plt+0x35210> │ │ │ │ addshi pc, r9, r0 │ │ │ │ @ instruction: 0xf10b9a08 │ │ │ │ bne 4ff1c8 <__read_chk@plt+0x499df4> │ │ │ │ bne fe90dea8 <__read_chk@plt+0xfe8a8ad4> │ │ │ │ - blx fff38b62 <__read_chk@plt+0xffed378e> │ │ │ │ + blx ff138b62 <__read_chk@plt+0xff0d378e> │ │ │ │ eorcc pc, fp, r5, asr r8 @ │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ movwcs lr, #35293 @ 0x89dd │ │ │ │ stmdbls r4, {r3, r4, r5, r9, sl, lr} │ │ │ │ bne fe903128 <__read_chk@plt+0xfe89dd54> │ │ │ │ - blx ffc38b7a <__read_chk@plt+0xffbd37a6> │ │ │ │ + blx fee38b7a <__read_chk@plt+0xfedd37a6> │ │ │ │ ldmibmi r2!, {r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ andcs lr, r4, #385024 @ 0x5e000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0874610 │ │ │ │ - tstplt r5, pc, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstplt r5, r7, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ @ instruction: 0xf1b9ede4 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf7e74648 │ │ │ │ blls 1f7d8c <__read_chk@plt+0x1929b8> │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ ldcl 7, cr15, [r8, #924] @ 0x39c │ │ │ │ @@ -23733,18 +23733,18 @@ │ │ │ │ strls r2, [sp, -r0, lsl #6] │ │ │ │ @ instruction: 0xf7eb930c │ │ │ │ ldm r6, {r0, r1, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ bls 1fc6bc <__read_chk@plt+0x1972e8> │ │ │ │ stc2 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ ldrbmi pc, [r8], -fp, lsl #20 @ │ │ │ │ - blx fefb8c74 <__read_chk@plt+0xfef538a0> │ │ │ │ + blx bb8c74 <__read_chk@plt+0xb538a0> │ │ │ │ tstlt r3, sl, lsl #22 │ │ │ │ @ instruction: 0xf16da80a │ │ │ │ - blmi 1fbb1a8 <__read_chk@plt+0x1f55dd4> │ │ │ │ + blmi 1fbaf68 <__read_chk@plt+0x1f55b94> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ bllt 756840 <__read_chk@plt+0x6f146c> │ │ │ │ @ instruction: 0xf85a4b7a │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ @@ -23768,27 +23768,27 @@ │ │ │ │ ldrtmi r9, [r0], r5, lsl #12 │ │ │ │ @ instruction: 0x463546b1 │ │ │ │ ldrbmi lr, [sp], -r3, lsl #14 │ │ │ │ bls 336340 <__read_chk@plt+0x2d0f6c> │ │ │ │ rscle r2, r8, r0, lsl #20 │ │ │ │ movwls r4, #46648 @ 0xb638 │ │ │ │ @ instruction: 0xf1869307 │ │ │ │ - bmi 183be40 <__read_chk@plt+0x17d6a6c> │ │ │ │ + bmi 183bc00 <__read_chk@plt+0x17d682c> │ │ │ │ strmi sl, [r1], -fp, lsl #22 │ │ │ │ ldrbtmi r9, [sl], #-12 │ │ │ │ mcrge 6, 0, r4, cr12, cr8, {0} │ │ │ │ @ instruction: 0xf18f9304 │ │ │ │ - ldrtmi pc, [r0], -sp, lsl #21 @ │ │ │ │ - blx 1b38d18 <__read_chk@plt+0x1ad3944> │ │ │ │ + @ instruction: 0x4630f9fd │ │ │ │ + @ instruction: 0xf9daf16d │ │ │ │ blls 263794 <__read_chk@plt+0x1fe3c0> │ │ │ │ stmibvs r2!, {r2, r3, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ subsle r2, sp, r0, lsl #20 │ │ │ │ @ instruction: 0xf10dac0e │ │ │ │ stmdals r4, {r2, r5, r8, r9, fp} │ │ │ │ - @ instruction: 0xff20f17d │ │ │ │ + mrc2 1, 4, pc, cr0, cr13, {3} │ │ │ │ str r9, [lr, r9, lsl #30] │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d007 │ │ │ │ @ instruction: 0xb1233000 │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ blcs 9a7a0 <__read_chk@plt+0x353cc> │ │ │ │ blls 1f0d7c <__read_chk@plt+0x18b9a8> │ │ │ │ @@ -23810,15 +23810,15 @@ │ │ │ │ rscle r2, sl, r0, lsl #22 │ │ │ │ bl 1cba77c <__read_chk@plt+0x1c553a8> │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ @ instruction: 0xf7e84f39 │ │ │ │ strmi lr, [r6], #-2924 @ 0xfffff494 │ │ │ │ ldrbtmi r1, [pc], #-3252 @ 7c7ec <__read_chk@plt+0x17418> │ │ │ │ @ instruction: 0xf16d4620 │ │ │ │ - blls 1fb660 <__read_chk@plt+0x19628c> │ │ │ │ + blls 1fb420 <__read_chk@plt+0x19604c> │ │ │ │ andcs r4, r1, #34603008 @ 0x2100000 │ │ │ │ ldmdavs fp, {r1, r3, ip, pc} │ │ │ │ movwls r6, #10331 @ 0x285b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ stmib sp, {r2, r5, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7e87400 │ │ │ │ @@ -23829,50 +23829,50 @@ │ │ │ │ ldmdavs sl, {r0, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ bcs a444c <__read_chk@plt+0x3f078> │ │ │ │ ldrb sp, [r2, -r2, asr #3]! │ │ │ │ bcs 968b8 <__read_chk@plt+0x314e4> │ │ │ │ stmdals sl, {r1, r2, r3, r4, r7, r8, ip, lr, pc} │ │ │ │ bleq 9b8c6c <__read_chk@plt+0x953898> │ │ │ │ @ instruction: 0xf1869307 │ │ │ │ - eorvs pc, r0, r3, asr #26 │ │ │ │ + strhtvs pc, [r0], -r3 @ │ │ │ │ @ instruction: 0xf0c1980b │ │ │ │ - strmi pc, [r4], -r9, lsr #22 │ │ │ │ - blx 1c38e02 <__read_chk@plt+0x1bd3a2e> │ │ │ │ + @ instruction: 0x4604faf1 │ │ │ │ + blx ff838e00 <__read_chk@plt+0xff7d3a2c> │ │ │ │ blls 24f0cc <__read_chk@plt+0x1e9cf8> │ │ │ │ andvc r3, r3, r1, lsl #24 │ │ │ │ stmdbls fp, {r2, sl, lr} │ │ │ │ @ instruction: 0xf85a4607 │ │ │ │ ldrls r2, [r2], #-2 │ │ │ │ stmib sp, {r1, r2, r3, sl, fp, sp, pc}^ │ │ │ │ ldrmi r2, [sl], -lr, lsl #6 │ │ │ │ andseq lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf18f4620 │ │ │ │ - bls 4fb940 <__read_chk@plt+0x49656c> │ │ │ │ + bls 4fb700 <__read_chk@plt+0x49632c> │ │ │ │ ldrbmi r9, [r8], -r7, lsl #22 │ │ │ │ @ instruction: 0xf16d7013 │ │ │ │ - blls 37aff4 <__read_chk@plt+0x315c20> │ │ │ │ + blls 37adb4 <__read_chk@plt+0x3159e0> │ │ │ │ blcs a24a8 <__read_chk@plt+0x3d0d4> │ │ │ │ svcge 0x000bf43f │ │ │ │ @ instruction: 0xf186e775 │ │ │ │ - andls pc, sl, fp, lsl sp @ │ │ │ │ + andls pc, sl, fp, lsl #25 │ │ │ │ @ instruction: 0xf7e8e7c3 │ │ │ │ svclt 0x0000e894 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, sp, r4, lsr #20 │ │ │ │ + @ instruction: 0x001d18fc │ │ │ │ eorseq r2, sl, r2, asr #8 │ │ │ │ eorseq r2, sl, r0, asr #8 │ │ │ │ - andseq r1, sp, r4, lsl #20 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ - andseq r1, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x001d18dc │ │ │ │ + mlaeq pc, r4, fp, r9 @ │ │ │ │ + andseq r1, sp, r8, ror r7 │ │ │ │ eorseq r2, sl, lr, asr r2 │ │ │ │ eorseq r2, sl, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, pc, r6, lsr sp @ │ │ │ │ - mulseq pc, lr, pc @ │ │ │ │ + @ instruction: 0x001ffbda │ │ │ │ + andseq r9, pc, r2, asr #28 │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febd3ad8 <__read_chk@plt+0xfeb6e704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r5, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ strcs ip, [r0], #-84 @ 0xffffffac │ │ │ │ @@ -23881,27 +23881,27 @@ │ │ │ │ stmdavs r8, {r2, r3, ip} │ │ │ │ andsle r6, r8, r4 │ │ │ │ biccs pc, sl, r0, asr #4 │ │ │ │ andle r4, r9, fp, lsl #5 │ │ │ │ tstpcs r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ andle r4, fp, fp, lsl #5 │ │ │ │ ldrbtmi r4, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ - @ instruction: 0xf84af005 │ │ │ │ + @ instruction: 0xf810f005 │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ qadd8mi r6, r2, r1 │ │ │ │ - @ instruction: 0xf8baf08d │ │ │ │ + @ instruction: 0xf882f08d │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ andcs r6, r1, #580 @ 0x244 │ │ │ │ ldc2l 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ svcvs 0x0091e7f8 │ │ │ │ @ instruction: 0xf7ff4622 │ │ │ │ @ instruction: 0xe7f3fd73 │ │ │ │ mlaseq sl, ip, pc, r1 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq sp, lr, r5 │ │ │ │ + andseq r1, sp, r6, ror r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ beq 8bac80 <__read_chk@plt+0x8558ac> │ │ │ │ ldcpl 2, cr15, [ip, #692]! @ 0x2b4 │ │ │ │ ldrmi r4, [r0], -r4, lsl #12 │ │ │ │ ldrbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @@ -23910,19 +23910,19 @@ │ │ │ │ ldrbcs pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ tstls r4, #0, 2 │ │ │ │ ldrbcc pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r9, sp} │ │ │ │ ldrcc pc, [r4, #2253]! @ 0x8cd │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xf920f146 │ │ │ │ + @ instruction: 0xf8e8f146 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ andshi pc, r5, #0 │ │ │ │ @ instruction: 0x4628b115 │ │ │ │ - @ instruction: 0xff3ef0f4 │ │ │ │ + @ instruction: 0xff06f0f4 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ strbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ strbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ cdpge 3, 4, cr2, cr14, cr5, {4} │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ ldrbtmi r0, [sl], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0x96122514 │ │ │ │ @@ -23949,28 +23949,28 @@ │ │ │ │ bls 549db4 <__read_chk@plt+0x4e49e0> │ │ │ │ beq 1cb8e3c <__read_chk@plt+0x1c53a68> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ ldrbcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x46204611 │ │ │ │ @ instruction: 0xf14f447b │ │ │ │ - @ instruction: 0x4601faf1 │ │ │ │ + @ instruction: 0x4601fab9 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf8dbb130 │ │ │ │ @ instruction: 0x46583018 │ │ │ │ @ instruction: 0x46504798 │ │ │ │ - @ instruction: 0xf902f16d │ │ │ │ + @ instruction: 0xf872f16d │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ stmdbls sl, {r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0x4798ae1d │ │ │ │ ldrtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0x46204798 │ │ │ │ - @ instruction: 0xf954f101 │ │ │ │ + @ instruction: 0xf91cf101 │ │ │ │ ldmib r7, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7e70100 │ │ │ │ andls lr, ip, r2, lsl #27 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81a8 │ │ │ │ ssatmi r3, #25, r0, lsl #9 │ │ │ │ ldrbtmi r4, [fp], #-1591 @ 0xfffff9c9 │ │ │ │ @@ -23979,15 +23979,15 @@ │ │ │ │ @ instruction: 0xf8df930b │ │ │ │ ldrbtmi r3, [fp], #-1156 @ 0xfffffb7c │ │ │ │ blls 5a16c0 <__read_chk@plt+0x53c2ec> │ │ │ │ svclt 0x00183b00 │ │ │ │ tstls r5, #67108864 @ 0x4000000 │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ stmdals ip, {r0, r1, r3, sp, lr, pc} │ │ │ │ - @ instruction: 0xf92ef101 │ │ │ │ + @ instruction: 0xf8f6f101 │ │ │ │ ldmib r8, {r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7e70100 │ │ │ │ mulls ip, lr, sp │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ blls 39d0b0 <__read_chk@plt+0x337cdc> │ │ │ │ blcs 9ab1c <__read_chk@plt+0x35748> │ │ │ │ @ instruction: 0xf8ddd0ef │ │ │ │ @@ -24009,75 +24009,75 @@ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strls r8, [lr], #-369 @ 0xfffffe8f │ │ │ │ stmdals ip, {r0, r4, r5, r7, r8, fp, sp, lr} │ │ │ │ b fe33aaa0 <__read_chk@plt+0xfe2d56cc> │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ movwls r0, #55643 @ 0xd95b │ │ │ │ stmdals ip, {r0, r4, r5, r9, sl, lr} │ │ │ │ - @ instruction: 0xf970f101 │ │ │ │ + @ instruction: 0xf938f101 │ │ │ │ ldrmi sl, [r6], -ip, lsr #20 │ │ │ │ bmi fff61358 <__read_chk@plt+0xffefbf84> │ │ │ │ andls r2, r1, r4, lsl r3 │ │ │ │ ldrbtmi r2, [sl], #-389 @ 0xfffffe7b │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ @ instruction: 0xf1642400 │ │ │ │ - @ instruction: 0xf886fc95 │ │ │ │ + @ instruction: 0xf886fc5d │ │ │ │ stmib sp, {r2, r7, lr}^ │ │ │ │ adc r8, sp, r6, lsl r7 │ │ │ │ shadd16mi sl, r0, pc @ │ │ │ │ cdpge 3, 2, cr2, cr1, cr0, {0} │ │ │ │ @ instruction: 0xf186603b │ │ │ │ - blls 43ba48 <__read_chk@plt+0x3d6674> │ │ │ │ + blls 43b808 <__read_chk@plt+0x3d6434> │ │ │ │ cmplt r3, r0, lsr r0 │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ blls 4dd0b8 <__read_chk@plt+0x477ce4> │ │ │ │ @ instruction: 0xf10d681b │ │ │ │ mvnslt r0, r8, lsl #17 │ │ │ │ - blx fec39182 <__read_chk@plt+0xfebd3dae> │ │ │ │ + blx 839182 <__read_chk@plt+0x7d3dae> │ │ │ │ strmi r4, [r1], -r7, ror #21 │ │ │ │ stmeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ eorls r4, r0, sl, ror r4 │ │ │ │ - @ instruction: 0xf18f4638 │ │ │ │ - @ instruction: 0x4640f87f │ │ │ │ - @ instruction: 0xf85cf16d │ │ │ │ + @ instruction: 0xf18e4638 │ │ │ │ + strbmi pc, [r0], -pc, ror #31 @ │ │ │ │ + @ instruction: 0xffccf16c │ │ │ │ @ instruction: 0xf10d6839 │ │ │ │ smlalbblt r0, r1, r8, r8 │ │ │ │ blcs 972b8 <__read_chk@plt+0x31ee4> │ │ │ │ mrshi pc, (UNDEF: 68) @ │ │ │ │ stmeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf17d4638 │ │ │ │ - ldmdals r1, {r0, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf84cf16d │ │ │ │ - @ instruction: 0xf1586830 │ │ │ │ - @ instruction: 0xf8c8f833 │ │ │ │ + ldmdals r1, {r0, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xffbcf16c │ │ │ │ + @ instruction: 0xf1576830 │ │ │ │ + @ instruction: 0xf8c8fffb │ │ │ │ stmdacs r0, {} @ │ │ │ │ rschi pc, pc, r0 │ │ │ │ stmib r4, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbeq r8, {r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r8], -r7, lsl #12 │ │ │ │ - @ instruction: 0xf9b4f16d │ │ │ │ + @ instruction: 0xf924f16d │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strbmi r9, [r9], -r1, lsl #6 │ │ │ │ pkhtbmi r4, r1, r0, asr #23 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7e833ff │ │ │ │ bl 2f71d4 <__read_chk@plt+0x291e00> │ │ │ │ strbmi r0, [r0], -r7, lsl #6 │ │ │ │ bicsvc r2, pc, r0, lsl #14 │ │ │ │ - @ instruction: 0xf828f16d │ │ │ │ - @ instruction: 0xf16d4630 │ │ │ │ - @ instruction: 0xf1b9f825 │ │ │ │ + @ instruction: 0xff98f16c │ │ │ │ + @ instruction: 0xf16c4630 │ │ │ │ + @ instruction: 0xf1b9ff95 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldmdals r4, {r0, r1, r2, r3, r6, r7, pc} │ │ │ │ @ instruction: 0xf0f4ae27 │ │ │ │ - stmdavs r3, {r0, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3, {r0, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andls pc, ip, r0, asr #17 │ │ │ │ subvs r2, r7, r1, lsl #4 │ │ │ │ movwls r4, #5680 @ 0x1630 │ │ │ │ @ instruction: 0xf8df4bc0 │ │ │ │ ldrbtmi r8, [fp], #-772 @ 0xfffffcfc │ │ │ │ tstcs r4, #0, 6 │ │ │ │ @ instruction: 0x461944f8 │ │ │ │ @@ -24129,15 +24129,15 @@ │ │ │ │ teqcs fp, r1, lsl #16 │ │ │ │ @ instruction: 0xf8ca4640 │ │ │ │ @ instruction: 0xf7e88000 │ │ │ │ strmi lr, [r4], -ip, lsl #22 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ stmdbls fp, {r1, r2, ip, sp, lr} │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - @ instruction: 0xf9f8f161 │ │ │ │ + @ instruction: 0xf9c0f161 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, ip, sp, lr} │ │ │ │ strbmi sp, [ip], -fp, ror #3 │ │ │ │ eorcc pc, r4, r5, asr r8 @ │ │ │ │ tstlt lr, lr, asr r8 │ │ │ │ blcs 9add0 <__read_chk@plt+0x359fc> │ │ │ │ sbchi pc, r2, r0, asr #32 │ │ │ │ ldrtmi r4, [r3], -r4, lsl #21 │ │ │ │ @@ -24146,39 +24146,39 @@ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #14 │ │ │ │ bl ffe3acb8 <__read_chk@plt+0xffdd58e4> │ │ │ │ @ instruction: 0x960a9a10 │ │ │ │ @ instruction: 0xf8862120 │ │ │ │ @ instruction: 0x201873f1 │ │ │ │ adcsmi r9, ip, #288 @ 0x120 │ │ │ │ ldrmi fp, [r6], -r8, lsl #30 │ │ │ │ - @ instruction: 0xffa8f14e │ │ │ │ + @ instruction: 0xff70f14e │ │ │ │ @ instruction: 0x46339a13 │ │ │ │ streq lr, [r0, -sp, asr #19] │ │ │ │ stmdals sl, {r0, r4, r9, sl, lr} │ │ │ │ - @ instruction: 0xf95ef14f │ │ │ │ + @ instruction: 0xf926f14f │ │ │ │ @ instruction: 0xf8ca4601 │ │ │ │ stmdacs r0, {} @ │ │ │ │ @ instruction: 0xf8dbd09f │ │ │ │ @ instruction: 0x46583018 │ │ │ │ @ instruction: 0x46504798 │ │ │ │ - @ instruction: 0xff6ef16c │ │ │ │ + cdp2 1, 13, cr15, cr14, cr12, {3} │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ blls 5b0e50 <__read_chk@plt+0x54ba7c> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ blls 5a8888 <__read_chk@plt+0x5434b4> │ │ │ │ strb r9, [fp], sp, lsl #6 │ │ │ │ strbmi r4, [r1], ip, asr #12 │ │ │ │ strmi r9, [r0], pc, lsl #18 │ │ │ │ @ instruction: 0xf1614648 │ │ │ │ - stmdacs r0, {r0, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf855d0ba │ │ │ │ @ instruction: 0xf8ca3024 │ │ │ │ ldmdavs lr, {pc}^ │ │ │ │ @ instruction: 0x4630e7bc │ │ │ │ - @ instruction: 0xff52f16c │ │ │ │ + cdp2 1, 12, cr15, cr2, cr12, {3} │ │ │ │ eorcc pc, r4, r5, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r5, r6, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7b6447a │ │ │ │ ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7e78716 │ │ │ │ @ instruction: 0xe672ea12 │ │ │ │ tstlt r3, lr, lsl #22 │ │ │ │ @@ -24189,55 +24189,55 @@ │ │ │ │ ldrcc pc, [r4, #2269]! @ 0x8dd │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrbmi r8, [r8], -r2, lsl #1 │ │ │ │ ldcpl 2, cr15, [ip, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrtmi r9, [r1], -lr, lsl #10 │ │ │ │ - @ instruction: 0xf101980c │ │ │ │ - stcls 8, cr15, [sl], {7} │ │ │ │ + @ instruction: 0xf100980c │ │ │ │ + stcls 15, cr15, [sl], {207} @ 0xcf │ │ │ │ andls r2, r1, r5, lsl r3 │ │ │ │ strtmi r9, [r0], -r0, lsl #6 │ │ │ │ vpmin.s8 d25, d0, d9 │ │ │ │ @ instruction: 0xf16431f2 │ │ │ │ - movwcs pc, #2863 @ 0xb2f @ │ │ │ │ + movwcs pc, #2807 @ 0xaf7 @ │ │ │ │ mvnscc pc, #132, 16 @ 0x840000 │ │ │ │ ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ @ instruction: 0xe6444798 │ │ │ │ @ instruction: 0xf1864618 │ │ │ │ - bls 4fb77c <__read_chk@plt+0x4963a8> │ │ │ │ + bls 4fb53c <__read_chk@plt+0x496168> │ │ │ │ andsvs r4, r0, r3, lsl #12 │ │ │ │ @ instruction: 0xe6a26830 │ │ │ │ blcs 96e48 <__read_chk@plt+0x31a74> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr8, cr15, {3} │ │ │ │ tstne sl, #3358720 @ 0x334000 │ │ │ │ ldmdavs r8, {r0, r4, r8, r9, fp, ip, pc} │ │ │ │ - blx 13b9444 <__read_chk@plt+0x1354070> │ │ │ │ + @ instruction: 0xf9bcf186 │ │ │ │ andvs r9, r8, sl, lsl r9 │ │ │ │ - @ instruction: 0xf0c16838 │ │ │ │ - @ instruction: 0x4680f831 │ │ │ │ + @ instruction: 0xf0c06838 │ │ │ │ + @ instruction: 0x4680fff9 │ │ │ │ ldmcc pc!, {r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ - @ instruction: 0xf874f16d │ │ │ │ + @ instruction: 0xffe4f16c │ │ │ │ bl a3ab0 <__read_chk@plt+0x3e6dc> │ │ │ │ ldmdbmi r8!, {r3, r9} │ │ │ │ andvc r4, r3, r1, lsl #13 │ │ │ │ stmeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stmdapl r1, {r3, r4, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8c84640 │ │ │ │ @ instruction: 0xf8c81000 │ │ │ │ @ instruction: 0x461a2010 │ │ │ │ stmib r8, {r0, r3, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8c83901 │ │ │ │ tstls sl, #12 │ │ │ │ - @ instruction: 0xf934f18f │ │ │ │ + @ instruction: 0xf8a4f18f │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ blls 70e738 <__read_chk@plt+0x6a9364> │ │ │ │ @ instruction: 0xf16c7013 │ │ │ │ - ldmdavs fp!, {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andls pc, r0, r6, asr #17 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ str sl, [r3], r8, lsl #29 │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ cdp 7, 0, cr15, cr10, cr7, {7} │ │ │ │ ldr r4, [r5, -r6, lsl #12]! │ │ │ │ @@ -24255,59 +24255,59 @@ │ │ │ │ stmdavs r3!, {r1, r4, r5, r6, r7, sl, ip, lr}^ │ │ │ │ subsvc r4, sp, r3, lsr r4 │ │ │ │ @ instruction: 0xf7e7e58b │ │ │ │ svclt 0x0000ed74 │ │ │ │ eorseq r1, sl, r4, lsr #30 │ │ │ │ eorseq r1, sl, r4, lsl pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r2, ip, pc, lr @ │ │ │ │ - andseq r1, sp, r6, lsr #10 │ │ │ │ - strhteq r1, [r0], -r8 │ │ │ │ - eorseq lr, r2, r8, lsr #30 │ │ │ │ - eorseq sp, r2, r6, lsl #7 │ │ │ │ - andseq r1, sp, r6, lsr #9 │ │ │ │ - andseq r1, sp, r6, lsl #9 │ │ │ │ - andseq r1, sp, lr, ror r4 │ │ │ │ - andseq lr, ip, r2, asr ip │ │ │ │ - andseq pc, pc, r8, lsl r9 @ │ │ │ │ - andseq r1, sp, lr, lsl #6 │ │ │ │ - eorseq r5, r2, lr, lsr #26 │ │ │ │ - @ instruction: 0x001d12d0 │ │ │ │ - eorseq sp, r2, r6, asr #2 │ │ │ │ - ldrhteq ip, [r2], -r8 │ │ │ │ - eorseq ip, r2, r8, lsr #30 │ │ │ │ + eorseq lr, r2, r0, lsr lr │ │ │ │ + @ instruction: 0x001d13fe │ │ │ │ + eoreq r1, r0, ip, asr r7 │ │ │ │ + ldrhteq lr, [r2], -ip │ │ │ │ + eorseq sp, r2, sl, lsl r2 │ │ │ │ + andseq r1, sp, lr, ror r3 │ │ │ │ + andseq r1, sp, lr, asr r3 │ │ │ │ + andseq r1, sp, r6, asr r3 │ │ │ │ + andseq lr, ip, sl, lsr #22 │ │ │ │ + @ instruction: 0x001ff7bc │ │ │ │ + andseq r1, sp, r6, ror #3 │ │ │ │ + eorseq r5, r2, r2, asr #23 │ │ │ │ + andseq r1, sp, r8, lsr #3 │ │ │ │ + ldrsbteq ip, [r2], -sl │ │ │ │ + eorseq ip, r2, ip, asr #28 │ │ │ │ + ldrhteq ip, [r2], -ip │ │ │ │ eorseq r1, sl, sl, asr #21 │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ - andseq r1, sp, r2, ror r0 │ │ │ │ + andseq r0, sp, sl, asr #30 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ adclt r4, r6, r6, asr #20 │ │ │ │ strcs r4, [r0], -r6, asr #22 │ │ │ │ @ instruction: 0x460f447a │ │ │ │ strvs lr, [r0], -sp, asr #19 │ │ │ │ stmdbmi r4, {r2, r9, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r3, sp}^ │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmdavs fp, {r3, r8, pc} │ │ │ │ @ instruction: 0xf04f9325 │ │ │ │ - @ instruction: 0xf1660300 │ │ │ │ - andcs pc, r1, #1114112 @ 0x110000 │ │ │ │ + @ instruction: 0xf1650300 │ │ │ │ + andcs pc, r1, #516 @ 0x204 │ │ │ │ ldrtmi r4, [r9], -fp, asr #12 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ ldrbtmi pc, [r8], #3299 @ 0xce3 @ │ │ │ │ andls r4, r0, r5, lsl #12 │ │ │ │ subsle r2, sp, r0, lsl #16 │ │ │ │ beq 2b93bc <__read_chk@plt+0x253fe8> │ │ │ │ addcs r4, r8, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf7e74650 │ │ │ │ @ instruction: 0x4628ea54 │ │ │ │ - blx 1bb94b0 <__read_chk@plt+0x1b540dc> │ │ │ │ + blx db94b0 <__read_chk@plt+0xd540dc> │ │ │ │ andcs r4, r5, #52, 18 @ 0xd0000 │ │ │ │ ldrbtmi r9, [r9], #-2 │ │ │ │ strcs r4, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf7e79503 │ │ │ │ ldmdbmi r1!, {r1, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ andcs r9, r5, #1024 @ 0x400 │ │ │ │ andls r4, r4, r9, ror r4 │ │ │ │ @@ -24327,278 +24327,278 @@ │ │ │ │ @ instruction: 0xf7e79609 │ │ │ │ blls f7888 <__read_chk@plt+0x924b4> │ │ │ │ strcs fp, [r2, #-787] @ 0xfffffced │ │ │ │ @ instruction: 0xf5047833 │ │ │ │ ldrbmi r5, [r0], -r0, asr #8 │ │ │ │ movweq pc, #13157 @ 0x3365 @ │ │ │ │ @ instruction: 0xf05c7033 │ │ │ │ - @ instruction: 0xf894fbd5 │ │ │ │ + @ instruction: 0xf894fb9d │ │ │ │ @ instruction: 0x466830f4 │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ - ldc2l 1, cr15, [r8], {69} @ 0x45 │ │ │ │ + stc2 1, cr15, [r0], #276 @ 0x114 │ │ │ │ @ instruction: 0xf0f44648 │ │ │ │ - bmi 6fc404 <__read_chk@plt+0x697030> │ │ │ │ + bmi 6fc324 <__read_chk@plt+0x696f50> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r6, r2, lsl r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0xf88d23fd │ │ │ │ ldrb r3, [r9, r8, lsr #32] │ │ │ │ andcs r4, r5, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ andcs lr, r2, #3200 @ 0xc80 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0862004 │ │ │ │ - @ instruction: 0xe7e2fc13 │ │ │ │ + ubfx pc, fp, #23, #3 │ │ │ │ ldc 7, cr15, [r0], #924 @ 0x39c │ │ │ │ eorseq r1, sl, ip, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, sp, r0, asr #31 │ │ │ │ + mulseq sp, r8, lr │ │ │ │ eorseq r1, sl, sl, lsl #18 │ │ │ │ - @ instruction: 0x001ce7fe │ │ │ │ - andseq r0, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x001ce6d6 │ │ │ │ + andseq r0, sp, ip, asr lr │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ @ instruction: 0xfffff909 │ │ │ │ - andseq r0, sp, r2, ror pc │ │ │ │ + andseq r0, sp, sl, asr #28 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ eorseq r1, sl, r2, ror #16 │ │ │ │ - andseq r0, sp, r8, lsl pc │ │ │ │ + @ instruction: 0x001d0df0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd4294 <__read_chk@plt+0xfeb6eec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi 94103c <__read_chk@plt+0x8dbc68> │ │ │ │ blmi 9692a8 <__read_chk@plt+0x903ed4> │ │ │ │ ldrbtmi r2, [sl], #-1536 @ 0xfffffa00 │ │ │ │ strls r4, [r0], -sp, lsl #12 │ │ │ │ stmdbmi r1!, {r2, r9, sl, lr} │ │ │ │ ldmpl r3, {r0, r3, sp}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf1650300 │ │ │ │ - ldrtmi pc, [r3], -r9, ror #30 @ │ │ │ │ + @ instruction: 0x4633fed9 │ │ │ │ strtmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ andls pc, r0, fp, lsr ip @ │ │ │ │ @ instruction: 0xf146b1e8 │ │ │ │ - strmi pc, [r1], -pc, asr #19 │ │ │ │ + @ instruction: 0x4601f997 │ │ │ │ @ instruction: 0xf5044620 │ │ │ │ andcs r5, r1, #64, 8 @ 0x40000000 │ │ │ │ - @ instruction: 0xffeef066 │ │ │ │ + @ instruction: 0xffb6f066 │ │ │ │ @ instruction: 0xf8944668 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ @ instruction: 0xf14530f4 │ │ │ │ - bmi 4bc2a0 <__read_chk@plt+0x456ecc> │ │ │ │ + bmi 4bc1c0 <__read_chk@plt+0x456dec> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, lr, lsl #2 │ │ │ │ stmdbmi fp, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ andcs lr, r2, #204, 24 @ 0xcc00 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0862004 │ │ │ │ - strb pc, [r6, sp, lsr #23]! @ │ │ │ │ + @ instruction: 0xe7e6fb75 │ │ │ │ mcrr 7, 14, pc, sl, cr7 @ │ │ │ │ eorseq r1, sl, r2, ror #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, sp, r4, asr #29 │ │ │ │ + mulseq sp, ip, sp │ │ │ │ eorseq r1, sl, lr, lsl #15 │ │ │ │ - andseq r0, sp, ip, asr #28 │ │ │ │ + andseq r0, sp, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd4344 <__read_chk@plt+0xfeb6ef70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ @ instruction: 0xf16c202c │ │ │ │ - eorcs pc, ip, #3760 @ 0xeb0 │ │ │ │ + eorcs pc, ip, #1456 @ 0x5b0 │ │ │ │ strmi r2, [r4], -r0, lsl #2 │ │ │ │ stmdb lr!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ subsle r2, r3, r0, lsl #26 │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ rschi pc, r9, r0 │ │ │ │ - @ instruction: 0xf8acf186 │ │ │ │ + @ instruction: 0xf81cf186 │ │ │ │ stmdavs r8!, {r0, r1, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r5, sp, lr} │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ - @ instruction: 0xf8a4f186 │ │ │ │ + @ instruction: 0xf814f186 │ │ │ │ stmiavs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, sp, lr} │ │ │ │ sbchi pc, r3, r0 │ │ │ │ - @ instruction: 0xf89cf186 │ │ │ │ + @ instruction: 0xf80cf186 │ │ │ │ stmiavs r8!, {r0, r1, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r5, r7, sp, lr} │ │ │ │ adcshi pc, r0, r0 │ │ │ │ - @ instruction: 0xf894f186 │ │ │ │ + @ instruction: 0xf804f186 │ │ │ │ stmdbvs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, sp, lr} │ │ │ │ addshi pc, sp, r0 │ │ │ │ - @ instruction: 0xf88cf186 │ │ │ │ + @ instruction: 0xfffcf185 │ │ │ │ stmdbvs r8!, {r0, r1, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r5, r8, sp, lr} │ │ │ │ addhi pc, sl, r0 │ │ │ │ - @ instruction: 0xf884f186 │ │ │ │ + @ instruction: 0xfff4f185 │ │ │ │ stmibvs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ - @ instruction: 0xf186d078 │ │ │ │ - @ instruction: 0x4603f87d │ │ │ │ + @ instruction: 0xf185d078 │ │ │ │ + strmi pc, [r3], -sp, ror #31 │ │ │ │ @ instruction: 0x61a369e8 │ │ │ │ rsble r2, r7, r0, lsl #16 │ │ │ │ - @ instruction: 0xf876f186 │ │ │ │ + @ instruction: 0xffe6f185 │ │ │ │ bvs a8e9e8 <__read_chk@plt+0xa29614> │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, sp, lr} │ │ │ │ - @ instruction: 0xf186d056 │ │ │ │ - strmi pc, [r3], -pc, ror #16 │ │ │ │ + @ instruction: 0xf185d056 │ │ │ │ + @ instruction: 0x4603ffdf │ │ │ │ eorvs r6, r3, #104, 20 @ 0x68000 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ - @ instruction: 0xf868f186 │ │ │ │ + @ instruction: 0xffd8f185 │ │ │ │ bvs fea8ea04 <__read_chk@plt+0xfea29630> │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r9, sp, lr} │ │ │ │ - @ instruction: 0xf186d037 │ │ │ │ - adcvs pc, r0, #6356992 @ 0x610000 │ │ │ │ + @ instruction: 0xf185d037 │ │ │ │ + adcvs pc, r0, #836 @ 0x344 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ ldrbtmi r4, [sp], #-3409 @ 0xfffff2af │ │ │ │ - @ instruction: 0xf1864628 │ │ │ │ - @ instruction: 0x4603f859 │ │ │ │ + @ instruction: 0xf1854628 │ │ │ │ + strmi pc, [r3], -r9, asr #31 │ │ │ │ eorvs r4, r3, r8, lsr #12 │ │ │ │ - @ instruction: 0xf854f186 │ │ │ │ + @ instruction: 0xffc4f185 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ - @ instruction: 0xf1866063 │ │ │ │ - strmi pc, [r3], -pc, asr #16 │ │ │ │ + @ instruction: 0xf1856063 │ │ │ │ + @ instruction: 0x4603ffbf │ │ │ │ adcvs r4, r3, r8, lsr #12 │ │ │ │ - @ instruction: 0xf84af186 │ │ │ │ + @ instruction: 0xffbaf185 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ - @ instruction: 0xf18660e3 │ │ │ │ - strmi pc, [r3], -r5, asr #16 │ │ │ │ + @ instruction: 0xf18560e3 │ │ │ │ + @ instruction: 0x4603ffb5 │ │ │ │ @ instruction: 0x61234628 │ │ │ │ - @ instruction: 0xf840f186 │ │ │ │ + @ instruction: 0xffb0f185 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ - @ instruction: 0xf1866163 │ │ │ │ - @ instruction: 0x4603f83b │ │ │ │ + @ instruction: 0xf1856163 │ │ │ │ + strmi pc, [r3], -fp, lsr #31 │ │ │ │ @ instruction: 0x61a34628 │ │ │ │ - @ instruction: 0xf836f186 │ │ │ │ + @ instruction: 0xffa6f185 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ - @ instruction: 0xf18661e3 │ │ │ │ - @ instruction: 0x4603f831 │ │ │ │ + @ instruction: 0xf18561e3 │ │ │ │ + strmi pc, [r3], -r1, lsr #31 │ │ │ │ eorvs r4, r3, #40, 12 @ 0x2800000 │ │ │ │ - @ instruction: 0xf82cf186 │ │ │ │ + @ instruction: 0xff9cf185 │ │ │ │ ldmdami r9!, {r5, r6, r9, sp, lr} │ │ │ │ - @ instruction: 0xf1864478 │ │ │ │ - adcvs pc, r0, #2555904 @ 0x270000 │ │ │ │ + @ instruction: 0xf1854478 │ │ │ │ + adcvs pc, r0, #604 @ 0x25c │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ ldrbtmi r4, [r8], #-2102 @ 0xfffff7ca │ │ │ │ - @ instruction: 0xf820f186 │ │ │ │ + @ instruction: 0xff90f185 │ │ │ │ bvs fea8ea94 <__read_chk@plt+0xfea296c0> │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r9, sp, lr} │ │ │ │ @ instruction: 0xe7eed1b7 │ │ │ │ ldrbtmi r4, [r8], #-2098 @ 0xfffff7ce │ │ │ │ - @ instruction: 0xf816f186 │ │ │ │ + @ instruction: 0xff86f185 │ │ │ │ bvs 1a8eaa8 <__read_chk@plt+0x1a296d4> │ │ │ │ stmdacs r0, {r0, r1, r5, r9, sp, lr} │ │ │ │ strb sp, [fp, r6, lsr #3]! │ │ │ │ ldrbtmi r4, [r8], #-2094 @ 0xfffff7d2 │ │ │ │ - @ instruction: 0xf80cf186 │ │ │ │ + @ instruction: 0xff7cf185 │ │ │ │ bvs a8eabc <__read_chk@plt+0xa296e8> │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, sp, lr} │ │ │ │ @ instruction: 0xe7ebd195 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ - @ instruction: 0xf802f186 │ │ │ │ + @ instruction: 0xff72f185 │ │ │ │ stmibvs r8!, {r0, r1, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r5, r7, r8, sp, lr} │ │ │ │ strb sp, [fp, r4, lsl #3]! │ │ │ │ ldrbtmi r4, [r8], #-2086 @ 0xfffff7da │ │ │ │ - @ instruction: 0xfff8f185 │ │ │ │ + @ instruction: 0xff68f185 │ │ │ │ stmibvs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, sp, lr} │ │ │ │ svcge 0x0073f47f │ │ │ │ stmdami r2!, {r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1854478 │ │ │ │ - strmi pc, [r3], -sp, ror #31 │ │ │ │ + @ instruction: 0x4603ff5d │ │ │ │ @ instruction: 0x61236968 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strb sl, [r9, r1, ror #30]! │ │ │ │ ldrbtmi r4, [r8], #-2077 @ 0xfffff7e3 │ │ │ │ - @ instruction: 0xffe2f185 │ │ │ │ + @ instruction: 0xff52f185 │ │ │ │ stmdbvs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, sp, lr} │ │ │ │ svcge 0x004ef47f │ │ │ │ ldmdami r9, {r0, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1854478 │ │ │ │ - @ instruction: 0x4603ffd7 │ │ │ │ + strmi pc, [r3], -r7, asr #30 │ │ │ │ adcvs r6, r3, r8, ror #17 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe7e9af3b │ │ │ │ ldrbtmi r4, [r8], #-2068 @ 0xfffff7ec │ │ │ │ - @ instruction: 0xffccf185 │ │ │ │ + @ instruction: 0xff3cf185 │ │ │ │ stmiavs r8!, {r0, r1, r9, sl, lr} │ │ │ │ stmdacs r0, {r0, r1, r5, r6, sp, lr} │ │ │ │ svcge 0x0028f47f │ │ │ │ ldmdami r0, {r0, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1854478 │ │ │ │ - strmi pc, [r3], -r1, asr #31 │ │ │ │ + @ instruction: 0x4603ff31 │ │ │ │ eorvs r6, r3, r8, ror #16 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe7e9af15 │ │ │ │ - eorseq lr, r2, r6, lsr r7 │ │ │ │ - ldrsbteq lr, [r2], -r0 │ │ │ │ - eorseq lr, r2, r2, asr #13 │ │ │ │ - eorseq lr, r2, lr, lsr #13 │ │ │ │ - mlaseq r2, sl, r6, lr │ │ │ │ - eorseq lr, r2, r6, lsl #13 │ │ │ │ - eorseq lr, r2, r2, ror r6 │ │ │ │ - eorseq lr, r2, ip, asr r6 │ │ │ │ - eorseq lr, r2, r6, asr #12 │ │ │ │ - eorseq lr, r2, r0, lsr r6 │ │ │ │ - eorseq lr, r2, sl, lsl r6 │ │ │ │ - eorseq lr, r2, r4, lsl #12 │ │ │ │ + eorseq lr, r2, sl, asr #11 │ │ │ │ + eorseq lr, r2, r4, ror #10 │ │ │ │ + eorseq lr, r2, r6, asr r5 │ │ │ │ + eorseq lr, r2, r2, asr #10 │ │ │ │ + eorseq lr, r2, lr, lsr #10 │ │ │ │ + eorseq lr, r2, sl, lsl r5 │ │ │ │ + eorseq lr, r2, r6, lsl #10 │ │ │ │ + ldrshteq lr, [r2], -r0 │ │ │ │ + ldrsbteq lr, [r2], -sl │ │ │ │ + eorseq lr, r2, r4, asr #9 │ │ │ │ + eorseq lr, r2, lr, lsr #9 │ │ │ │ + mlaseq r2, r8, r4, lr │ │ │ │ subsle r2, r0, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febd458c <__read_chk@plt+0xfeb6f1b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ stmdavs r3, {r2, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf16cb113 │ │ │ │ - stmdavs r0!, {r0, r1, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #16 │ │ │ │ @ instruction: 0xf16c3004 │ │ │ │ - stmdavs r0!, {r0, r2, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #17 │ │ │ │ @ instruction: 0xf16c3008 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #17 │ │ │ │ @ instruction: 0xf16c300c │ │ │ │ - stmdavs r0!, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #18 │ │ │ │ @ instruction: 0xf16c3010 │ │ │ │ - stmdavs r0!, {r0, r1, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #18 │ │ │ │ @ instruction: 0xf16c3014 │ │ │ │ - stmdavs r0!, {r0, r2, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #19 │ │ │ │ @ instruction: 0xf16c3018 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #19 │ │ │ │ @ instruction: 0xf16c301c │ │ │ │ - stmdavs r0!, {r0, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #20 │ │ │ │ @ instruction: 0xf16c3020 │ │ │ │ - stmdavs r0!, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #20 │ │ │ │ @ instruction: 0xf16c3024 │ │ │ │ - stmdavs r0!, {r0, r2, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #21 │ │ │ │ @ instruction: 0xf16c3028 │ │ │ │ - strtmi pc, [r0], -pc, lsl #24 │ │ │ │ + @ instruction: 0x4620fb7f │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stclt 1, cr15, [sl], {108} @ 0x6c │ │ │ │ + bllt 1f399d4 <__read_chk@plt+0x1ed4600> │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmdbeq r0, {r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldcvs 2, cr15, [ip, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf50d4605 │ │ │ │ @@ -24624,15 +24624,15 @@ │ │ │ │ @ instruction: 0x91259320 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8df810c │ │ │ │ ldrbtmi r2, [sl], #-2272 @ 0xfffff720 │ │ │ │ ldmne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - ldc2l 1, cr15, [r2, #-404]! @ 0xfffffe6c │ │ │ │ + stc2l 1, cr15, [r2], #404 @ 0x194 │ │ │ │ ldrbcc pc, [r4, #2261] @ 0x8d5 @ │ │ │ │ movwpl pc, #1283 @ 0x503 @ │ │ │ │ ldmdacc ip, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r1, r3, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r1, r2, r5, r6, r7, pc} │ │ │ │ @@ -24651,20 +24651,20 @@ │ │ │ │ @ instruction: 0xf7e768dc │ │ │ │ andcs lr, r0, #216, 20 @ 0xd8000 │ │ │ │ rsbmi r9, r4, #0 │ │ │ │ @ instruction: 0x46214638 │ │ │ │ stmdbvs r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ mvncc pc, #64, 4 │ │ │ │ - @ instruction: 0xf9a2f168 │ │ │ │ + @ instruction: 0xf912f168 │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ stmdacs r4, {r2, r3, r6, r7, pc} │ │ │ │ strmi sp, [r4], -r5, ror #1 │ │ │ │ @ instruction: 0xf14d4638 │ │ │ │ - @ instruction: 0x2c01fb09 │ │ │ │ + @ instruction: 0x2c01fad1 │ │ │ │ sbchi pc, fp, r0 │ │ │ │ @ instruction: 0xf0002c0a │ │ │ │ ldmdavc fp!, {r0, r2, r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ adcscs r8, r4, #196 @ 0xc4 │ │ │ │ stmdage fp, {r8, sp}^ │ │ │ │ svc 0x0078f7e6 │ │ │ │ @@ -24688,60 +24688,60 @@ │ │ │ │ stmdaeq r0, {r0, r1, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ stmib r7, {r2, r6, r8, r9, fp, sp, pc}^ │ │ │ │ svclt 0x00189900 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c760bb │ │ │ │ @ instruction: 0xf8cd900c │ │ │ │ @ instruction: 0xf0859110 │ │ │ │ - @ instruction: 0xf085fd73 │ │ │ │ - @ instruction: 0xf16afc99 │ │ │ │ - blls 9bc1b8 <__read_chk@plt+0x956de4> │ │ │ │ + @ instruction: 0xf085fd3b │ │ │ │ + @ instruction: 0xf16afc61 │ │ │ │ + blls 9bbf78 <__read_chk@plt+0x956ba4> │ │ │ │ movwvc lr, #10701 @ 0x29cd │ │ │ │ blls 94ee7c <__read_chk@plt+0x8e9aa8> │ │ │ │ movwls r4, #5706 @ 0x164a │ │ │ │ stmdavs r3!, {r1, r2, r5, r8, fp, ip, pc} │ │ │ │ strbmi r9, [r3], -r0, lsl #6 │ │ │ │ - @ instruction: 0xf8faf100 │ │ │ │ + @ instruction: 0xf8c2f100 │ │ │ │ strmi r6, [r6], -r3, lsr #16 │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - blx cb9b8a <__read_chk@plt+0xc547b6> │ │ │ │ + blx fe8b9b88 <__read_chk@plt+0xfe8547b4> │ │ │ │ @ instruction: 0xb12b68bb │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ cmplt r3, fp, lsr r8 │ │ │ │ - @ instruction: 0xf8a2f086 │ │ │ │ + @ instruction: 0xf86af086 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r9, fp, ip, pc} │ │ │ │ bcs ad258 <__read_chk@plt+0x47e84> │ │ │ │ subhi pc, r5, #64 @ 0x40 │ │ │ │ @ instruction: 0xf16c4638 │ │ │ │ - vmovcs.32 d0[0], pc │ │ │ │ + vmlacs.f32 s30, s1, s22 │ │ │ │ eorhi pc, pc, #64 @ 0x40 │ │ │ │ ldmdavs r8, {r0, r1, r5, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf0082300 │ │ │ │ blcs 7e21c <__read_chk@plt+0x18e48> │ │ │ │ eorshi pc, pc, #64 @ 0x40 │ │ │ │ ldmdavs ip, {r1, r5, r8, r9, fp, ip, pc} │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ stclge 1, cr11, [r7, #-332] @ 0xfffffeb4 │ │ │ │ tstlt fp, r3, lsr #23 │ │ │ │ eorvs r4, fp, r8, lsr #12 │ │ │ │ - ldc2 0, cr15, [lr, #804]! @ 0x324 │ │ │ │ + stc2 0, cr15, [r6, #804] @ 0x324 │ │ │ │ strbcc r6, [r0], #-3171 @ 0xfffff39d │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf16c9822 │ │ │ │ - stmdals r4!, {r0, r1, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r4!, {r0, r1, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf91ef100 │ │ │ │ + @ instruction: 0xf8e6f100 │ │ │ │ stmdavs r3, {r0, r1, r5, fp, ip, pc} │ │ │ │ @ instruction: 0xf16cb10b │ │ │ │ - stmdals r1!, {r0, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1!, {r0, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf9b4f145 │ │ │ │ + @ instruction: 0xf97cf145 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf7ffb10b │ │ │ │ @ instruction: 0xf8dffe8b │ │ │ │ @ instruction: 0xf8df2728 │ │ │ │ ldrbtmi r3, [sl], #-1792 @ 0xfffff900 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -24752,15 +24752,15 @@ │ │ │ │ pop {r2, r3, r4, r7, r8, sl, fp, sp, lr} │ │ │ │ ldcls 15, cr8, [lr], {240} @ 0xf0 │ │ │ │ rscle r2, r8, r0, lsl #24 │ │ │ │ usatne pc, #28, pc, asr #17 @ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7e72000 │ │ │ │ @ instruction: 0xf185ea04 │ │ │ │ - eorvs pc, r0, sp, lsl #28 │ │ │ │ + eorvs pc, r0, sp, ror sp @ │ │ │ │ @ instruction: 0xf8dfe7dd │ │ │ │ ldrbtmi r2, [sl], #-1772 @ 0xfffff914 │ │ │ │ strdlt lr, [lr, -r2] │ │ │ │ ldr r2, [r8, -r0, lsl #12] │ │ │ │ usatcc pc, #0, pc, asr #17 @ │ │ │ │ ldmpl r6, {r5, r9, fp, ip, pc}^ │ │ │ │ ldcls 7, cr14, [lr], {19} │ │ │ │ @@ -24770,15 +24770,15 @@ │ │ │ │ sbcle r2, r8, r0, lsl #24 │ │ │ │ @ instruction: 0x16c8f8df │ │ │ │ @ instruction: 0xe7de4479 │ │ │ │ ldmvc r6, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x210022b4 │ │ │ │ @ instruction: 0xf7e64640 │ │ │ │ strbmi lr, [r0], -r6, lsr #29 │ │ │ │ - @ instruction: 0xf846f067 │ │ │ │ + @ instruction: 0xf80ef067 │ │ │ │ ssatne pc, #17, pc, asr #17 @ │ │ │ │ ssatcc pc, #17, pc, asr #17 @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ rsbscc pc, r4, r8, asr #17 │ │ │ │ ldmib r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ssatcc pc, #1, pc, asr #17 @ │ │ │ │ @@ -24806,25 +24806,25 @@ │ │ │ │ stmdbvs r2!, {r0, r2, r6, r7, r8, r9} │ │ │ │ ldrsbtne pc, [ip], r4 @ │ │ │ │ stmib sp, {r1, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8cd9904 │ │ │ │ @ instruction: 0xf8cd900c │ │ │ │ @ instruction: 0xf8d49004 │ │ │ │ strls r4, [r0], #-192 @ 0xffffff40 │ │ │ │ - cdp2 0, 3, cr15, cr0, cr14, {4} │ │ │ │ + ldc2l 0, cr15, [r8, #568]! @ 0x238 │ │ │ │ ldrdcc pc, [r8], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf8c82206 │ │ │ │ strbmi r0, [r9], -r4 │ │ │ │ vst1.8 {d20-d22}, [r3 :64], r0 │ │ │ │ @ instruction: 0xf8c80380 │ │ │ │ @ instruction: 0xf1453048 │ │ │ │ - @ instruction: 0x9c21fa13 │ │ │ │ + @ instruction: 0x9c21f9db │ │ │ │ stmdacs r0, {r5, sp, lr} │ │ │ │ @ instruction: 0xf145d044 │ │ │ │ - strtls pc, [r1], #-3683 @ 0xfffff19d │ │ │ │ + strtls pc, [r1], #-3627 @ 0xfffff1d5 │ │ │ │ @ instruction: 0x1614f8df │ │ │ │ stmdavs r4!, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf8c84479 │ │ │ │ strbmi r0, [r8], -r0 │ │ │ │ @ instruction: 0xf7e769a6 │ │ │ │ @ instruction: 0x4601e976 │ │ │ │ ldrmi r4, [r0, r0, lsr #12]! │ │ │ │ @@ -24851,15 +24851,15 @@ │ │ │ │ ldrne pc, [r8, #2271]! @ 0x8df │ │ │ │ andcs r4, r5, #72, 12 @ 0x4800000 │ │ │ │ ldrbtmi r6, [r9], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xf7e769a6 │ │ │ │ strmi lr, [r1], -r2, asr #18 │ │ │ │ ldrmi r4, [r0, r0, lsr #12]! │ │ │ │ subsvc pc, r0, pc, asr #8 │ │ │ │ - blx 1eb9dea <__read_chk@plt+0x1e54a16> │ │ │ │ + blx ffab9de8 <__read_chk@plt+0xffa54a14> │ │ │ │ @ instruction: 0xf44f9c22 │ │ │ │ tstcs r0, r0, asr r2 │ │ │ │ @ instruction: 0xf7e66020 │ │ │ │ stmdavs r3!, {r1, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ subsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strne pc, [r8, #2271] @ 0x8df │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ @@ -24884,22 +24884,22 @@ │ │ │ │ @ instruction: 0xf10021d4 │ │ │ │ @ instruction: 0xf8c30220 │ │ │ │ @ instruction: 0xf1002214 │ │ │ │ eorcc r0, r8, r4, lsr #4 │ │ │ │ subscs pc, r4, #12779520 @ 0xc30000 │ │ │ │ sbcseq pc, r4, #12779520 @ 0xc30000 │ │ │ │ @ instruction: 0xf0aa4640 │ │ │ │ - @ instruction: 0xf895ffd9 │ │ │ │ + @ instruction: 0xf895ffa1 │ │ │ │ @ instruction: 0x460430f4 │ │ │ │ @ instruction: 0xf0434640 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xf06730f4 │ │ │ │ - ssateq pc, #3, r3, asr #17 @ │ │ │ │ + ssateq pc, #3, fp, lsl #17 @ │ │ │ │ sbcshi pc, ip, r0, asr #2 │ │ │ │ - blx bb9aec <__read_chk@plt+0xb54718> │ │ │ │ + @ instruction: 0xf9f4f085 │ │ │ │ @ instruction: 0xf57f0763 │ │ │ │ blls 86935c <__read_chk@plt+0x803f88> │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr10, cr15, {1} │ │ │ │ ldmdavc fp, {r0, r1, fp, sp, lr} │ │ │ │ stmdavs r3, {r0, r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ stmiblt r3!, {r0, r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ @@ -25002,36 +25002,36 @@ │ │ │ │ svclt 0x00081656 │ │ │ │ cdpcs 6, 0, cr2, cr0, cr0, {0} │ │ │ │ stclge 4, cr15, [lr, #252] @ 0xfc │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ ldmdavs fp!, {r1, r3, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ ldr r6, [sl, #19]! │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blx 39ca8 │ │ │ │ - @ instruction: 0xff8cf084 │ │ │ │ + blx ff239ca8 <__read_chk@plt+0xff1d48d4> │ │ │ │ + @ instruction: 0xff54f084 │ │ │ │ mcrrge 7, 1, lr, r6, cr14 │ │ │ │ - mrrc2 0, 15, pc, sl, cr13 @ │ │ │ │ + stc2 0, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ eorvs r4, r0, r5, lsl #12 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmiavs r3, {r0, r3, r4, r5, r7, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [r8], -r2, lsr #2 │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ - blx a39dbe <__read_chk@plt+0x9d49ea> │ │ │ │ + blx ffc39dbc <__read_chk@plt+0xffbd49e8> │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ stmdavc r3, {r5, r8, ip, sp, pc} │ │ │ │ ldrbmi fp, [r8], -r3, ror #18 │ │ │ │ - @ instruction: 0xf8b6f16c │ │ │ │ + @ instruction: 0xf826f16c │ │ │ │ tstlt sl, r7, lsr #20 │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ tstlt fp, lr, lsl fp │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ msrhi CPSR_xc, r0 │ │ │ │ @ instruction: 0xf17c4620 │ │ │ │ - ldr pc, [r9, #3435] @ 0xd6b │ │ │ │ + ldr pc, [r9, #3291] @ 0xcdb │ │ │ │ svceq 0x0001f1b8 │ │ │ │ rscshi pc, r9, r0 │ │ │ │ ldrbtmi r4, [ip], #-3260 @ 0xfffff344 │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ bmi fef5de78 <__read_chk@plt+0xfeef8aa4> │ │ │ │ eorls r4, lr, #2046820352 @ 0x7a000000 │ │ │ │ eorsls r9, r2, #1610612739 @ 0x60000003 │ │ │ │ @@ -25100,27 +25100,27 @@ │ │ │ │ ldrbtmi r4, [fp], #-2948 @ 0xfffff47c │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ ldrmi r3, [r9], -r9, ror #7 │ │ │ │ stmdb r4!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ andcs r3, r8, r8, ror #7 │ │ │ │ @ instruction: 0xf16cac45 │ │ │ │ - blls 87c238 <__read_chk@plt+0x816e64> │ │ │ │ + blls 87bff8 <__read_chk@plt+0x816c24> │ │ │ │ ldmdavs sl, {r5, sp, lr} │ │ │ │ ldmdavc r9, {r0, r1, r4, r7, r9, fp, sp, lr} │ │ │ │ suble r2, lr, r0, lsl #18 │ │ │ │ movwcs r6, #3 │ │ │ │ cdpmi 0, 7, cr6, cr9, cr3, {2} │ │ │ │ strt r4, [r5], #1150 @ 0x47e │ │ │ │ stccs 12, cr9, [r0], {30} │ │ │ │ ldclge 4, cr15, [r0], #252 @ 0xfc │ │ │ │ andcs r4, r5, #1933312 @ 0x1d8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ svc 0x0032f7e6 │ │ │ │ - blx fba262 <__read_chk@plt+0xf54e8e> │ │ │ │ + blx febba260 <__read_chk@plt+0xfeb54e8c> │ │ │ │ strbt r6, [r5], #32 │ │ │ │ ldmdbmi r3!, {r1, r4, r5, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ ldmdami r2!, {r0, r1, r2, r3, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrdls pc, [r8, #143] @ 0x8f │ │ │ │ ldrbtmi r4, [r9], #1144 @ 0x478 │ │ │ │ @ instruction: 0xf8dfe790 │ │ │ │ @@ -25157,111 +25157,111 @@ │ │ │ │ stclmi 7, cr14, [r1], #-352 @ 0xfffffea0 │ │ │ │ smlsdx r5, ip, r4, r4 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr8, cr15, {1} │ │ │ │ movwvc lr, #2496 @ 0x9c0 │ │ │ │ ldmdami sp, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1854478 │ │ │ │ - blls 83c88c <__read_chk@plt+0x7d74b8> │ │ │ │ + blls 83c64c <__read_chk@plt+0x7d7278> │ │ │ │ cmnlt r3, r8, ror #1 │ │ │ │ stmdavs r3, {r1, r2, r3, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf16bb10b │ │ │ │ - ldmdbmi r8, {r0, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi r8, {r0, r2, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ @ instruction: 0xf185eeca │ │ │ │ - blls 83c86c <__read_chk@plt+0x7d7498> │ │ │ │ + blls 83c62c <__read_chk@plt+0x7d7258> │ │ │ │ stmdavs r5!, {r3, r4, sp, lr} │ │ │ │ ldmdbmi r3, {r0, r2, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ cdp 7, 11, cr15, cr14, cr6, {7} │ │ │ │ ldmdavs fp, {r0, r1, r5, fp, sp, lr} │ │ │ │ ldmdavc r9, {r0, r1, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ blmi 146c160 <__read_chk@plt+0x1406d8c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldclge 3, cr0, [r8, #-0] │ │ │ │ andcs r2, r1, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0x46284619 │ │ │ │ stmia r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ adccc pc, r7, #9240576 @ 0x8d0000 │ │ │ │ - blx fedba370 <__read_chk@plt+0xfed54f9c> │ │ │ │ + blx 9ba370 <__read_chk@plt+0x954f9c> │ │ │ │ andsvs r9, r8, lr, lsl fp │ │ │ │ blmi 123785c <__read_chk@plt+0x11d2488> │ │ │ │ @ instruction: 0xe7ea447b │ │ │ │ cdp 7, 2, cr15, cr8, cr6, {7} │ │ │ │ eorseq r1, sl, r0, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r1, sl, r2, lsl #8 │ │ │ │ - @ instruction: 0x001d0af2 │ │ │ │ - andseq r0, sp, r6, asr #22 │ │ │ │ + andseq r0, sp, sl, asr #19 │ │ │ │ + andseq r0, sp, lr, lsl sl │ │ │ │ ldrshteq r2, [sl], -ip │ │ │ │ - andseq r0, sp, r4, asr #22 │ │ │ │ + andseq r0, sp, ip, lsl sl │ │ │ │ eorseq pc, pc, sl, ror sl @ │ │ │ │ eorseq pc, pc, r6, ror #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq r1, sl, r2, lsl r2 │ │ │ │ - andseq r0, sp, r8, ror #18 │ │ │ │ - eorseq lr, r2, lr, lsl #5 │ │ │ │ + andseq r0, sp, r0, asr #16 │ │ │ │ + eorseq lr, r2, r2, lsr #2 │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ - andseq sl, lr, ip, ror r1 │ │ │ │ - andseq ip, lr, r2, asr #7 │ │ │ │ + andseq sl, lr, r0, lsr #32 │ │ │ │ + andseq ip, lr, r6, ror #4 │ │ │ │ @ instruction: 0xffff428f │ │ │ │ eorseq pc, pc, r0, asr #17 │ │ │ │ @ instruction: 0xffff4283 │ │ │ │ - andseq r0, sp, r0, lsl r9 │ │ │ │ + andseq r0, sp, r8, ror #15 │ │ │ │ @ instruction: 0xffff4963 │ │ │ │ - @ instruction: 0x001d08fc │ │ │ │ - andseq r0, sp, ip, lsr #17 │ │ │ │ - andseq r0, sp, r4, asr #17 │ │ │ │ - @ instruction: 0x001d08f6 │ │ │ │ - andseq r0, sp, r4, lsr #18 │ │ │ │ - andseq r0, sp, sl, asr r9 │ │ │ │ + @ instruction: 0x001d07d4 │ │ │ │ + andseq r0, sp, r4, lsl #15 │ │ │ │ + mulseq sp, ip, r7 │ │ │ │ + andseq r0, sp, lr, asr #15 │ │ │ │ + @ instruction: 0x001d07fc │ │ │ │ + andseq r0, sp, r2, lsr r8 │ │ │ │ ldrshteq r0, [sl], -sl │ │ │ │ mlaseq pc, ip, r6, pc @ │ │ │ │ eorseq pc, pc, r8, lsl #13 │ │ │ │ - andseq r0, sp, r6, lsr #9 │ │ │ │ - eorseq sp, r2, r4, asr #28 │ │ │ │ - eorseq sp, r2, r4, lsr lr │ │ │ │ - eorseq sp, r2, r4, lsr #28 │ │ │ │ - eorseq sp, r2, r2, lsl lr │ │ │ │ - eorseq sp, r2, r0, lsl #28 │ │ │ │ - eorseq sp, r2, lr, ror #27 │ │ │ │ - ldrsbteq sp, [r2], -ip │ │ │ │ - eorseq sp, r2, ip, asr #27 │ │ │ │ - eorseq sp, r2, r0, asr #27 │ │ │ │ - @ instruction: 0x001fb8f6 │ │ │ │ - andseq r0, sp, sl, ror #11 │ │ │ │ - eorseq sp, r2, r0, lsl sp │ │ │ │ - andseq r0, sp, lr, lsl #11 │ │ │ │ - andseq r0, sp, ip, ror r3 │ │ │ │ - andseq fp, pc, r2, lsr r8 @ │ │ │ │ - andseq r0, sp, r8, ror r3 │ │ │ │ - andseq fp, pc, r6, lsr #16 │ │ │ │ - andseq r0, sp, r0, ror #6 │ │ │ │ - andseq fp, pc, sl, lsl r8 @ │ │ │ │ - andseq r0, sp, ip, asr #6 │ │ │ │ - andseq fp, pc, ip, lsl #16 │ │ │ │ - andseq r0, sp, lr, lsr r3 │ │ │ │ - andseq fp, pc, r0, lsl #16 │ │ │ │ - andseq r0, sp, r8, lsr #6 │ │ │ │ - @ instruction: 0x001fb7f2 │ │ │ │ - andseq r0, sp, lr, lsl #6 │ │ │ │ - andseq fp, pc, r4, ror #15 │ │ │ │ - @ instruction: 0x001d02f8 │ │ │ │ - @ instruction: 0x001fb7d6 │ │ │ │ - andseq r0, sp, r2, ror #5 │ │ │ │ - andseq fp, pc, r8, asr #15 │ │ │ │ - eorseq sp, r2, r2, ror #24 │ │ │ │ - eorseq sp, r2, ip, asr ip │ │ │ │ - andseq r0, sp, ip, lsr #10 │ │ │ │ - andseq r0, sp, r4, lsr #10 │ │ │ │ - andseq r0, sp, r2, lsr r5 │ │ │ │ - andseq r0, sp, r0, lsr #5 │ │ │ │ - andseq r0, sp, r8, ror r2 │ │ │ │ + andseq r0, sp, lr, ror r3 │ │ │ │ + ldrsbteq sp, [r2], -r8 │ │ │ │ + eorseq sp, r2, r8, asr #25 │ │ │ │ + ldrhteq sp, [r2], -r8 │ │ │ │ + eorseq sp, r2, r6, lsr #25 │ │ │ │ + mlaseq r2, r4, ip, sp │ │ │ │ + eorseq sp, r2, r2, lsl #25 │ │ │ │ + eorseq sp, r2, r0, ror ip │ │ │ │ + eorseq sp, r2, r0, ror #24 │ │ │ │ + eorseq sp, r2, r4, asr ip │ │ │ │ + mulseq pc, sl, r7 @ │ │ │ │ + andseq r0, sp, r2, asr #9 │ │ │ │ + eorseq sp, r2, r4, lsr #23 │ │ │ │ + andseq r0, sp, r6, ror #8 │ │ │ │ + andseq r0, sp, r4, asr r2 │ │ │ │ + @ instruction: 0x001fb6d6 │ │ │ │ + andseq r0, sp, r0, asr r2 │ │ │ │ + andseq fp, pc, sl, asr #13 │ │ │ │ + andseq r0, sp, r8, lsr r2 │ │ │ │ + @ instruction: 0x001fb6be │ │ │ │ + andseq r0, sp, r4, lsr #4 │ │ │ │ + @ instruction: 0x001fb6b0 │ │ │ │ + andseq r0, sp, r6, lsl r2 │ │ │ │ + andseq fp, pc, r4, lsr #13 │ │ │ │ + andseq r0, sp, r0, lsl #4 │ │ │ │ + mulseq pc, r6, r6 @ │ │ │ │ + andseq r0, sp, r6, ror #3 │ │ │ │ + andseq fp, pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x001d01d0 │ │ │ │ + andseq fp, pc, sl, ror r6 @ │ │ │ │ + @ instruction: 0x001d01ba │ │ │ │ + andseq fp, pc, ip, ror #12 │ │ │ │ + ldrshteq sp, [r2], -r6 │ │ │ │ + ldrshteq sp, [r2], -r0 │ │ │ │ + andseq r0, sp, r4, lsl #8 │ │ │ │ + @ instruction: 0x001d03fc │ │ │ │ + andseq r0, sp, sl, lsl #8 │ │ │ │ + andseq r0, sp, r8, ror r1 │ │ │ │ + andseq r0, sp, r0, asr r1 │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ tstlt r3, r3, asr #18 │ │ │ │ @ instruction: 0xf7ff3014 │ │ │ │ @ instruction: 0x4770ba79 │ │ │ │ eorseq pc, pc, r2, asr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febd509c <__read_chk@plt+0xfeb6fcc8> │ │ │ │ @@ -25292,31 +25292,31 @@ │ │ │ │ @ instruction: 0x460258d3 │ │ │ │ cmnls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8c92303 │ │ │ │ stmdacs r0, {ip, sp} │ │ │ │ addshi pc, sp, r0 │ │ │ │ andcs r4, r2, r6, ror #19 │ │ │ │ - @ instruction: 0xf1654479 │ │ │ │ - @ instruction: 0x4629f839 │ │ │ │ + @ instruction: 0xf1644479 │ │ │ │ + strtmi pc, [r9], -r9, lsr #31 │ │ │ │ @ instruction: 0xf7e64638 │ │ │ │ strmi lr, [r4], -lr, lsl #26 │ │ │ │ cmnle r9, r0, lsl #16 │ │ │ │ blcs 97fdc <__read_chk@plt+0x32c08> │ │ │ │ @ instruction: 0xf8d3d076 │ │ │ │ @ instruction: 0xf1bbb008 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf08480f1 │ │ │ │ - ldmibmi ip, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibmi ip, {r0, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andls r2, r8, r5, lsl #4 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ stc 7, cr15, [lr, #920]! @ 0x398 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf0064fd8 │ │ │ │ - blmi ff6bd150 <__read_chk@plt+0xff657d7c> │ │ │ │ + blmi ff6bd068 <__read_chk@plt+0xff657c94> │ │ │ │ andcs r9, r1, #9 │ │ │ │ ldrd pc, [r0], -r5 │ │ │ │ cmppgt r8, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ movwls r5, #43251 @ 0xa8f3 │ │ │ │ @ instruction: 0x461944fc │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vst2.8 {d22-d23}, [pc], r8 │ │ │ │ @@ -25338,17 +25338,17 @@ │ │ │ │ blcs a4bdc <__read_chk@plt+0x3f808> │ │ │ │ stmibmi r2, {r2, r3, r6, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ andcs lr, r5, #116, 26 @ 0x1d00 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0852004 │ │ │ │ - blls 2bd128 <__read_chk@plt+0x257d54> │ │ │ │ + blls 2bd048 <__read_chk@plt+0x257c74> │ │ │ │ @ instruction: 0xf084b10b │ │ │ │ - stmdavs r8!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e6b108 │ │ │ │ bmi feef9bac <__read_chk@plt+0xfee947d8> │ │ │ │ ldrbtmi r4, [sl], #-2992 @ 0xfffff450 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @@ -25357,40 +25357,40 @@ │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, sp, r3, r8 @ │ │ │ │ strle r0, [r6, #-1818]! @ 0xfffff8e6 │ │ │ │ blcs a4c38 <__read_chk@plt+0x3f864> │ │ │ │ @ instruction: 0xf04fd0dd │ │ │ │ @ instruction: 0xf00630ff │ │ │ │ - @ instruction: 0xe7d8fdd5 │ │ │ │ + bfi pc, fp, (invalid: 27:24) @ │ │ │ │ vst2.32 {d20,d22}, [pc :128], sl │ │ │ │ ldcge 3, cr7, [sl], {150} @ 0x96 │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ ldrmi r1, [r9], -r0, lsl #14 │ │ │ │ svc 0x004ef7e6 │ │ │ │ strtmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf88d2500 │ │ │ │ @ instruction: 0xf0855193 │ │ │ │ - strcs pc, [r0], #-3097 @ 0xfffff3e7 │ │ │ │ + strcs pc, [r0], #-3041 @ 0xfffff41f │ │ │ │ bmi fe8b7f74 <__read_chk@plt+0xfe852ba0> │ │ │ │ @ instruction: 0xe75f447a │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - ldc2 0, cr15, [r6, #24]! │ │ │ │ + ldc2l 0, cr15, [ip, #-24]! @ 0xffffffe8 │ │ │ │ ldmdavs r8!, {r0, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - mcr2 0, 6, pc, cr4, cr15, {7} @ │ │ │ │ + mcr2 0, 4, pc, cr12, cr15, {7} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ blmi fe71e2e0 <__read_chk@plt+0xfe6b8f0c> │ │ │ │ ldmdavs r8!, {r0, r3, r8, sp} │ │ │ │ ldmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ bleq 12ba4ac <__read_chk@plt+0x12550d8> │ │ │ │ movwls r5, #47347 @ 0xb8f3 │ │ │ │ @ instruction: 0xf0ff461a │ │ │ │ - @ instruction: 0xf8d5feb3 │ │ │ │ + @ instruction: 0xf8d5fe7b │ │ │ │ ldc 0, cr12, [pc] @ 7e088 <__read_chk@plt+0x18cb4> │ │ │ │ smlabbcs r0, r3, fp, r7 │ │ │ │ @ instruction: 0xf8dc6838 │ │ │ │ ldmib ip, {r4, sp, lr, pc}^ │ │ │ │ stmib sp, {r1, r2, r8, r9, sp}^ │ │ │ │ stmib sp, {r0, r2, r8, fp, ip}^ │ │ │ │ stmib sp, {r0, r1, r8, r9, fp, ip}^ │ │ │ │ @@ -25415,15 +25415,15 @@ │ │ │ │ @ instruction: 0x4606ef5c │ │ │ │ cmnle ip, r0, lsl #16 │ │ │ │ andcs r4, r5, #1982464 @ 0x1e4000 │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ andcs lr, r5, #55808 @ 0xda00 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0852004 │ │ │ │ - ldmdavs r8!, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r8!, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46314632 │ │ │ │ svc 0x003cf7e6 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf7e6af60 │ │ │ │ smmla ip, ip, sl, lr │ │ │ │ andcs r4, r5, #1802240 @ 0x1b8000 │ │ │ │ @@ -25433,15 +25433,15 @@ │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7e69701 │ │ │ │ andcs lr, r5, #204, 28 @ 0xcc0 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ @ instruction: 0xf88d2004 │ │ │ │ @ instruction: 0xf085b193 │ │ │ │ - stmdavs r8!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ cdp 7, 3, cr15, cr8, cr6, {7} │ │ │ │ blls 2f7f3c <__read_chk@plt+0x292b68> │ │ │ │ stmdbmi r1!, {r0, r1, r4, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e64479 │ │ │ │ strmi lr, [r3], -r2, lsr #25 │ │ │ │ @@ -25451,151 +25451,151 @@ │ │ │ │ andvs lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0x4619ae1a │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ cdp 7, 10, cr15, cr6, cr6, {7} │ │ │ │ ldrtmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ orrshi pc, r3, sp, lsl #17 │ │ │ │ - blx 1d3a3ae <__read_chk@plt+0x1cd4fda> │ │ │ │ + blx f3a3ae <__read_chk@plt+0xed4fda> │ │ │ │ @ instruction: 0x46426838 │ │ │ │ @ instruction: 0xf7e64641 │ │ │ │ @ instruction: 0xe716eef4 │ │ │ │ @ instruction: 0x464a6838 │ │ │ │ @ instruction: 0xf0ff2111 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x005bf47f │ │ │ │ andcs r4, r5, fp, asr #18 │ │ │ │ @ instruction: 0xf1644479 │ │ │ │ - ldrb pc, [r4, -r9, ror #29] @ │ │ │ │ + @ instruction: 0xe754fe59 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - stc2 0, cr15, [r0, #-24] @ 0xffffffe8 │ │ │ │ + stc2l 0, cr15, [r6], {6} │ │ │ │ andscs lr, r4, r7, asr #15 │ │ │ │ @ instruction: 0xf16b2400 │ │ │ │ - @ instruction: 0xf8c8feab │ │ │ │ + @ instruction: 0xf8c8fe1b │ │ │ │ andvs r0, r4, r0 │ │ │ │ smladxcs r4, r9, r8, r6 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ addvs r6, r4, r4, asr #32 │ │ │ │ smlabtvs r4, r4, r0, r6 │ │ │ │ stmib r3, {r2, r3, r4, r6, sp}^ │ │ │ │ @ instruction: 0xf16b1200 │ │ │ │ - subscs pc, ip, #2448 @ 0x990 │ │ │ │ + subscs pc, ip, #9, 28 @ 0x90 │ │ │ │ strmi r4, [r6], -r1, lsr #12 │ │ │ │ ldmdb ip, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ - @ instruction: 0xf85ef185 │ │ │ │ + @ instruction: 0xffcef184 │ │ │ │ ldmdami r8!, {r4, r5, r7, r8, sp, lr} │ │ │ │ - @ instruction: 0xf1854478 │ │ │ │ - mvnsvs pc, r9, asr r8 @ │ │ │ │ + @ instruction: 0xf1844478 │ │ │ │ + mvnsvs pc, r9, asr #31 │ │ │ │ ldrbtmi r4, [r8], #-2102 @ 0xfffff7ca │ │ │ │ - @ instruction: 0xf854f185 │ │ │ │ + @ instruction: 0xffc4f184 │ │ │ │ ldmdami r5!, {r4, r5, r9, sp, lr} │ │ │ │ - @ instruction: 0xf1854478 │ │ │ │ - rsbsvs pc, r0, #5177344 @ 0x4f0000 │ │ │ │ + @ instruction: 0xf1844478 │ │ │ │ + rsbsvs pc, r0, #764 @ 0x2fc │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ cdpge 0, 1, cr6, cr6, cr6, {4} │ │ │ │ smladxls r0, r3, r6, r4 │ │ │ │ ldrmi lr, [r6], #-2509 @ 0xfffff633 │ │ │ │ ldrge lr, [r8], #-2509 @ 0xfffff633 │ │ │ │ - mrc2 0, 7, pc, cr4, cr12, {7} │ │ │ │ + mrc2 0, 5, pc, cr12, cr12, {7} │ │ │ │ teqlt fp, r6, lsl fp │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf0852103 │ │ │ │ - @ instruction: 0x4630fb15 │ │ │ │ - ldc2l 1, cr15, [r0], #428 @ 0x1ac │ │ │ │ + @ instruction: 0x4630fadd │ │ │ │ + stc2l 1, cr15, [r0], #-428 @ 0xfffffe54 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ blls 32a78c <__read_chk@plt+0x2c53b8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0x464020f4 │ │ │ │ @ instruction: 0xf0ff2401 │ │ │ │ - strt pc, [lr], r7, lsl #22 │ │ │ │ - cdp2 0, 8, cr15, cr4, cr4, {4} │ │ │ │ + strt pc, [lr], pc, asr #21 │ │ │ │ + cdp2 0, 4, cr15, cr12, cr4, {4} │ │ │ │ @ instruction: 0xf04fe72e │ │ │ │ @ instruction: 0xf00630ff │ │ │ │ - @ instruction: 0xe725fc9f │ │ │ │ + str pc, [r5, -r5, ror #24]! │ │ │ │ bl fe63c228 <__read_chk@plt+0xfe5d6e54> │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ... │ │ │ │ eorseq r0, sl, r0, lsr #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r0, sl, sl, lsl #19 │ │ │ │ - andseq r0, sp, r8, ror #6 │ │ │ │ - andseq r0, sp, r4, ror r3 │ │ │ │ + andseq r0, sp, r0, asr #4 │ │ │ │ + andseq r0, sp, ip, asr #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, sp, r8, ror #6 │ │ │ │ - andseq r0, sp, r4, lsr #6 │ │ │ │ + andseq r0, sp, r0, asr #4 │ │ │ │ + @ instruction: 0x001d01fc │ │ │ │ mlaseq sl, lr, r8, r0 │ │ │ │ - andseq r0, sp, sl, ror #4 │ │ │ │ - eoreq r7, r1, r4, ror r8 │ │ │ │ + andseq r0, sp, r2, asr #2 │ │ │ │ + eoreq r7, r1, r8, lsl r7 │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ - andseq r0, sp, r0, asr r2 │ │ │ │ - andseq r0, sp, r6, lsl #3 │ │ │ │ - andseq r0, sp, r8, asr #3 │ │ │ │ - andseq r0, sp, r4, asr r1 │ │ │ │ - eorseq r5, r0, sl, lsr r9 │ │ │ │ - andseq r0, sp, r4, asr r1 │ │ │ │ - andseq r0, sp, lr, asr #2 │ │ │ │ - andseq r0, sp, r0, asr r1 │ │ │ │ + andseq r0, sp, r8, lsr #2 │ │ │ │ + andseq r0, sp, lr, asr r0 │ │ │ │ + andseq r0, sp, r0, lsr #1 │ │ │ │ + andseq r0, sp, ip, lsr #32 │ │ │ │ + ldrsbteq r5, [r0], -lr │ │ │ │ + andseq r0, sp, ip, lsr #32 │ │ │ │ + andseq r0, sp, r6, lsr #32 │ │ │ │ + andseq r0, sp, r8, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd5500 <__read_chk@plt+0xfeb7012c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ stmia r2!, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r3], -r5, lsr #18 │ │ │ │ andcs r4, r9, r2, lsr #12 │ │ │ │ @ instruction: 0xf1644479 │ │ │ │ - blmi 97dc08 <__read_chk@plt+0x918834> │ │ │ │ + blmi 97d9c8 <__read_chk@plt+0x9185f4> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ blmi 92c7ac <__read_chk@plt+0x8c73d8> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ ldclt 0, cr6, [r8, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0xf7e66858 │ │ │ │ strmi lr, [r5], -sl, lsr #26 │ │ │ │ blmi 82d038 <__read_chk@plt+0x7c7c64> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x2100b194 │ │ │ │ ldmib sl, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e6d0eb │ │ │ │ stmdavs r0, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 12ba8d4 <__read_chk@plt+0x1255500> │ │ │ │ + blx 4ba8d4 <__read_chk@plt+0x455500> │ │ │ │ @ instruction: 0x46034917 │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf1642001 │ │ │ │ - bfi pc, r7, #28, #3 @ │ │ │ │ + ldrb pc, [lr, r7, lsl #27] @ │ │ │ │ ldm r8, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e6d0d9 │ │ │ │ stmdavs r0, {r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx e3a8f8 <__read_chk@plt+0xdd5524> │ │ │ │ + @ instruction: 0xf9fef160 │ │ │ │ strmi r4, [r3], -pc, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf1642001 │ │ │ │ - strb pc, [ip, r5, lsl #28] @ │ │ │ │ + @ instruction: 0xe7ccfd75 │ │ │ │ cdp 7, 8, cr15, cr2, cr6, {7} │ │ │ │ @ instruction: 0xf1606800 │ │ │ │ - stmdbmi sl, {r0, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi sl, {r0, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strtmi r4, [sl], -r3, lsl #12 │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - ldc2l 1, cr15, [r8, #400]! @ 0x190 │ │ │ │ + stc2l 1, cr15, [r8, #-400]! @ 0xfffffe70 │ │ │ │ svclt 0x0000e7c9 │ │ │ │ - andseq r0, sp, r0, asr #4 │ │ │ │ + andseq r0, sp, r8, lsl r1 │ │ │ │ ldrsbteq lr, [pc], -r8 │ │ │ │ eorseq lr, pc, lr, asr #25 │ │ │ │ ldrhteq lr, [pc], -ip │ │ │ │ - andseq r0, sp, r2, lsr r2 │ │ │ │ - andseq r0, sp, r6, lsr #4 │ │ │ │ - @ instruction: 0x001d01d8 │ │ │ │ + andseq r0, sp, sl, lsl #2 │ │ │ │ + ldrsheq r0, [sp], -lr │ │ │ │ + ldrheq r0, [sp], -r0 @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd55c8 <__read_chk@plt+0xfeb701f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ bmi b022f0 <__read_chk@plt+0xa9cf1c> │ │ │ │ blmi b2a5fc <__read_chk@plt+0xac5228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ @@ -25617,56 +25617,56 @@ │ │ │ │ @ instruction: 0x4604eeb0 │ │ │ │ movwcs fp, #6592 @ 0x19c0 │ │ │ │ @ instruction: 0x46286033 │ │ │ │ bl ff9bc3c0 <__read_chk@plt+0xff956fec> │ │ │ │ ldmdbmi r9, {r3, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r2, [fp], #-9 │ │ │ │ ldmdavs sl, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - stc2 1, cr15, [ip, #400]! @ 0x190 │ │ │ │ + ldc2 1, cr15, [ip, #-400] @ 0xfffffe70 │ │ │ │ blmi 490c94 <__read_chk@plt+0x42b8c0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ blls 2d84ac <__read_chk@plt+0x2730d8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-40]! @ 0xffffffd8 │ │ │ │ eorsvs r2, r3, r0, lsl #6 │ │ │ │ cdp 7, 1, cr15, cr12, cr6, {7} │ │ │ │ stmdbmi pc, {r0, r1, r9, sl, lr} @ │ │ │ │ andcs r4, r1, r2, lsr #12 │ │ │ │ ldrbtmi r6, [r9], #-2075 @ 0xfffff7e5 │ │ │ │ - ldc2 1, cr15, [r4, #400] @ 0x190 │ │ │ │ + stc2 1, cr15, [r4, #-400] @ 0xfffffe70 │ │ │ │ ldrdcs lr, [r1], -fp │ │ │ │ @ instruction: 0xff44f7ff │ │ │ │ @ instruction: 0xf7e6e7bd │ │ │ │ svclt 0x0000eaa4 │ │ │ │ ldrhteq r0, [sl], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq lr, pc, lr, lsl #24 │ │ │ │ ldrshteq lr, [pc], -sl │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ eorseq lr, pc, r6, asr #23 │ │ │ │ - @ instruction: 0x001d01bc │ │ │ │ + mulseq sp, r4, r0 │ │ │ │ eorseq r0, sl, r8, asr #8 │ │ │ │ - andseq r0, sp, lr, asr r1 │ │ │ │ + andseq r0, sp, r6, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd56a4 <__read_chk@plt+0xfeb702d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ svc 0x00d0f7e5 │ │ │ │ strmi r4, [r2], -r9, lsl #18 │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - stc2l 1, cr15, [sl, #-400]! @ 0xfffffe70 │ │ │ │ + ldc2l 1, cr15, [sl], {100} @ 0x64 │ │ │ │ @ instruction: 0x4625b154 │ │ │ │ stmiavs fp!, {r2, r5, r8, fp, sp, lr} │ │ │ │ stmiavs r8!, {r0, r1, r3, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0x46284798 │ │ │ │ stc 7, cr15, [r2, #916]! @ 0x394 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - andseq r0, sp, r6, asr r1 │ │ │ │ + andseq r0, sp, lr, lsr #32 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl febd56e4 <__read_chk@plt+0xfeb70310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rsclt r0, pc, r0, lsr lr @ │ │ │ │ strmi r4, [r3], -r3, asr #20 │ │ │ │ ldrbtmi sl, [sl], #-3078 @ 0xfffff3fa │ │ │ │ movwls r4, #5664 @ 0x1620 │ │ │ │ @@ -25742,16 +25742,16 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ @ instruction: 0xf7e62014 │ │ │ │ @ instruction: 0x4604eb90 │ │ │ │ strtmi fp, [r0], -r8, lsl #2 │ │ │ │ stmdami r2, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf16b4478 │ │ │ │ - ldrb pc, [r8, r9, ror #24]! @ │ │ │ │ - andseq r0, sp, r0 │ │ │ │ + ubfx pc, r9, #23, #25 │ │ │ │ + @ instruction: 0x001cfed8 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ andcc r4, r8, r8, ror r4 │ │ │ │ mrrclt 7, 14, pc, r4, cr5 @ │ │ │ │ eorseq lr, pc, r0, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf7e53008 │ │ │ │ svclt 0x0000bc3f │ │ │ │ @@ -25771,24 +25771,24 @@ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ strtmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7e52005 │ │ │ │ mcrne 15, 0, lr, cr4, cr2, {3} │ │ │ │ @ instruction: 0xf7e6da0c │ │ │ │ stmdavs r0, {r1, r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ andle r2, r9, r4, lsl #16 │ │ │ │ - @ instruction: 0xf8a2f160 │ │ │ │ + @ instruction: 0xf86af160 │ │ │ │ strmi r4, [r2], -r6, lsl #18 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2l 1, cr15, [r2], #-400 @ 0xfffffe70 │ │ │ │ + blx ff93ac3e <__read_chk@plt+0xff8d586a> │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ andcs r4, r2, r3, lsl #18 │ │ │ │ @ instruction: 0xf1644479 │ │ │ │ - strb pc, [r3, fp, ror #24]! @ │ │ │ │ - @ instruction: 0x001cffbe │ │ │ │ - andseq pc, ip, r0, lsl #31 │ │ │ │ + ubfx pc, fp, #23, #4 │ │ │ │ + mulseq ip, r6, lr │ │ │ │ + andseq pc, ip, r8, asr lr @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ strbeq pc, [r8, ip, asr #17]! @ │ │ │ │ @ instruction: 0xf2ad4ab8 │ │ │ │ blmi fee9deac <__read_chk@plt+0xfee38ad8> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @@ -25812,15 +25812,15 @@ │ │ │ │ svcvc 0x0004f855 │ │ │ │ @ instruction: 0xf5b4b1b7 │ │ │ │ ble 1f1e718 <__read_chk@plt+0x1eb9344> │ │ │ │ @ instruction: 0xf7e64638 │ │ │ │ stmdacs r1, {r2, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdbls r3, {r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf15f4638 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf855d14f │ │ │ │ blge 25e35c <__read_chk@plt+0x1f8f88> │ │ │ │ @ instruction: 0xf8432220 │ │ │ │ strcc r2, [r1], #-36 @ 0xffffffdc │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ movweq pc, #443 @ 0x1bb @ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @@ -25833,15 +25833,15 @@ │ │ │ │ subpl pc, r0, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0x3115f892 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ tstpcc r5, r2, lsl #17 @ p-variant is OBSOLETE │ │ │ │ ldcle 12, cr2, [ip, #-0] │ │ │ │ adceq r3, r4, r1, lsl #8 │ │ │ │ stccc 6, cr4, [r4], {32} │ │ │ │ - blx ff2bad46 <__read_chk@plt+0xff255972> │ │ │ │ + blx ebad46 <__read_chk@plt+0xe55972> │ │ │ │ cmppne r0, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ andeq lr, r3, #8, 22 @ 0x2000 │ │ │ │ stmdbge r7, {r0, r2, r9, sl, lr} │ │ │ │ stceq 8, cr15, [r4], {66} @ 0x42 │ │ │ │ @ instruction: 0xf8484622 │ │ │ │ @ instruction: 0xf5080003 │ │ │ │ @ instruction: 0xf7e65840 │ │ │ │ @@ -25855,43 +25855,43 @@ │ │ │ │ ubfxcc pc, sp, #17, #13 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vqadd.s8 q4, , q6 │ │ │ │ pop {r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ stmdavs r8!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xf15f4649 │ │ │ │ - stmdblt r8!, {r0, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdblt r8!, {r0, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sl, sl, #7168 @ 0x1c00 │ │ │ │ eorcs pc, r4, r3, asr #16 │ │ │ │ ldr r3, [r3, r1, lsl #8] │ │ │ │ stmdbls r4, {r3, r5, fp, sp, lr} │ │ │ │ - stc2l 1, cr15, [lr], #-380 @ 0xfffffe84 │ │ │ │ + ldc2 1, cr15, [r6], #-380 @ 0xfffffe84 │ │ │ │ blge 26d4c8 <__read_chk@plt+0x2080f4> │ │ │ │ @ instruction: 0xf8432209 │ │ │ │ strcc r2, [r1], #-36 @ 0xffffffdc │ │ │ │ ldclmi 7, cr14, [r0], #-544 @ 0xfffffde0 │ │ │ │ andcs r2, r3, #335544320 @ 0x14000000 │ │ │ │ ldrbtmi r4, [ip], #-1561 @ 0xfffff9e7 │ │ │ │ strls r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ - blx ff73ab54 <__read_chk@plt+0xff6d5780> │ │ │ │ + blx fe93ab54 <__read_chk@plt+0xfe8d5780> │ │ │ │ bmi 1bb8764 <__read_chk@plt+0x1b53390> │ │ │ │ ldrbtmi r4, [fp], #-2924 @ 0xfffff494 │ │ │ │ andpl pc, r2, sl, asr r8 @ │ │ │ │ movwls r9, #1793 @ 0x701 │ │ │ │ @ instruction: 0xf04f2201 │ │ │ │ vst2. {d19-d22}, [pc :256] │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ bl 12bc7dc <__read_chk@plt+0x1257408> │ │ │ │ andcs r2, r3, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0x46404619 │ │ │ │ @ instruction: 0xf0cc9500 │ │ │ │ - str pc, [r1, r3, asr #21] │ │ │ │ + str pc, [r1, fp, lsl #21] │ │ │ │ stmdavs r8!, {r1, r5, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmiblt r8, {r0, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiblt r8, {r0, r3, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf44fab07 │ │ │ │ vsubl.s8 , d20, d0 │ │ │ │ @ instruction: 0xf8430200 │ │ │ │ strcc r2, [r1], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xf1bbe758 │ │ │ │ svclt 0x00140f00 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ @@ -25899,30 +25899,30 @@ │ │ │ │ @ instruction: 0xf508d082 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf0233115 │ │ │ │ @ instruction: 0xf8820308 │ │ │ │ @ instruction: 0xe7793115 │ │ │ │ stmdavs r8!, {r0, r1, r4, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdblt r0, {r0, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r0, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ vqdmulh.s d26, d0, d7 │ │ │ │ vsubl.s8 , d4, d1 │ │ │ │ @ instruction: 0xf8430200 │ │ │ │ strcc r2, [r1], #-36 @ 0xffffffdc │ │ │ │ stmdbmi sp, {r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ - ldc2 1, cr15, [r2], {95} @ 0x5f │ │ │ │ + blx ff73ae3a <__read_chk@plt+0xff6d5a66> │ │ │ │ blge 26cdc0 <__read_chk@plt+0x2079ec> │ │ │ │ andne pc, r3, #64, 4 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ eorcs pc, r4, r3, asr #16 │ │ │ │ str r3, [r9, -r1, lsl #8]! │ │ │ │ stmdavs r8!, {r1, r2, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdblt r0, {r0, r1, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r0, {r0, r1, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf44fab07 │ │ │ │ vsubl.s8 , d20, d1 │ │ │ │ @ instruction: 0xf8430200 │ │ │ │ strcc r2, [r1], #-36 @ 0xffffffdc │ │ │ │ stmdavs fp!, {r1, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ b ff93c890 <__read_chk@plt+0xff8d74bc> │ │ │ │ @@ -25973,180 +25973,180 @@ │ │ │ │ @ instruction: 0xf85a4a0b │ │ │ │ movwls r5, #4098 @ 0x1002 │ │ │ │ ldrbtmi r4, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ svclt 0x0000e73d │ │ │ │ eorseq r0, sl, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq r0, sl, r2, lsr #3 │ │ │ │ - ldrshteq r8, [r2], -r2 │ │ │ │ - andseq pc, ip, r4, lsr #31 │ │ │ │ - andseq pc, ip, lr, asr #32 │ │ │ │ + eorseq r8, r2, r6, lsl #21 │ │ │ │ + andseq pc, ip, ip, ror lr @ │ │ │ │ + andseq lr, ip, r6, lsr #30 │ │ │ │ ldrhteq r0, [sl], -sl │ │ │ │ - andseq pc, ip, lr, lsl #30 │ │ │ │ + andseq pc, ip, r6, ror #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq pc, ip, lr, asr lr @ │ │ │ │ - andseq r5, sp, ip, ror lr │ │ │ │ - mulseq ip, r0, fp │ │ │ │ - @ instruction: 0x001cfdfe │ │ │ │ - andseq pc, ip, r8, ror #27 │ │ │ │ - andseq pc, ip, r0, lsr #26 │ │ │ │ - andseq pc, ip, r6, asr #26 │ │ │ │ - stcllt 0, cr15, [r2], {169} @ 0xa9 │ │ │ │ + andseq pc, ip, r6, lsr sp @ │ │ │ │ + andseq r5, sp, r0, lsr #26 │ │ │ │ + andseq lr, ip, r8, ror #20 │ │ │ │ + @ instruction: 0x001cfcd6 │ │ │ │ + andseq pc, ip, r0, asr #25 │ │ │ │ + @ instruction: 0x001cfbf8 │ │ │ │ + andseq pc, ip, lr, lsl ip @ │ │ │ │ + stclt 0, cr15, [sl], {169} @ 0xa9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl febd5c04 <__read_chk@plt+0xfeb70830> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0a90ff8 │ │ │ │ - ldrdcs pc, [r1], -pc @ │ │ │ │ + andcs pc, r1, r7, lsr #25 │ │ │ │ svclt 0x0000bd08 │ │ │ │ andcs r4, r0, #11534336 @ 0xb00000 │ │ │ │ ldmvs r8, {r0, r6, r7, r9, ip, sp, pc} │ │ │ │ - stcllt 0, cr15, [r0, #-676]! @ 0xfffffd5c │ │ │ │ + stclt 0, cr15, [r8, #-676]! @ 0xfffffd5c │ │ │ │ andcs r4, r0, #11534336 @ 0xb00000 │ │ │ │ ldmvs r8, {r0, r9, sl, lr} │ │ │ │ - stcllt 0, cr15, [ip], #676 @ 0x2a4 │ │ │ │ + ldclt 0, cr15, [r4], #676 @ 0x2a4 │ │ │ │ andcs r6, r0, #128, 16 @ 0x800000 │ │ │ │ - cdplt 0, 6, cr15, cr12, cr9, {5} │ │ │ │ - cdplt 0, 8, cr15, cr6, cr9, {5} │ │ │ │ + cdplt 0, 3, cr15, cr4, cr9, {5} │ │ │ │ + cdplt 0, 4, cr15, cr14, cr9, {5} │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd5c40 <__read_chk@plt+0xfeb7086c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5000fe8 │ │ │ │ strmi r5, [r7], -r0, asr #12 │ │ │ │ strmi pc, [ip, #2262]! @ 0x8d6 │ │ │ │ orrslt r6, r3, r3, ror #17 │ │ │ │ ldmib r4, {r8, sl, sp}^ │ │ │ │ stmdavs r0!, {r0, r9, ip} │ │ │ │ - @ instruction: 0xff0ef084 │ │ │ │ + cdp2 0, 13, cr15, cr6, cr4, {4} │ │ │ │ streq pc, [ip, #2262]! @ 0x8d6 │ │ │ │ ldrcc r4, [r0, #-1064] @ 0xfffffbd8 │ │ │ │ @ instruction: 0xf16b300c │ │ │ │ - @ instruction: 0xf8d6f8e5 │ │ │ │ + @ instruction: 0xf8d6f855 │ │ │ │ strtmi r4, [ip], #-1452 @ 0xfffffa54 │ │ │ │ blcs 98e04 <__read_chk@plt+0x33a30> │ │ │ │ @ instruction: 0xf507d1ed │ │ │ │ eorcc r5, ip, r6, asr r0 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ - ldmlt r8, {r0, r1, r3, r5, r6, r8, ip, sp, lr, pc}^ │ │ │ │ + stmdalt r8, {r0, r1, r3, r5, r6, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldrblt r8, [r8, #145]! @ 0x91 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strbpl pc, [r0], #-1280 @ 0xfffffb00 @ │ │ │ │ @ instruction: 0xf8d4460d │ │ │ │ @ instruction: 0xb1280394 │ │ │ │ ldrbtmi r4, [r9], #-2392 @ 0xfffff6a8 │ │ │ │ - blx 6bb02e <__read_chk@plt+0x655c5a> │ │ │ │ + blx ff8bb02c <__read_chk@plt+0xff855c58> │ │ │ │ cmnle lr, r0, lsl #16 │ │ │ │ orrseq pc, r0, #212, 16 @ 0xd40000 │ │ │ │ ldmdbmi r5, {r4, r5, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ ldrbcc pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ @ instruction: 0x06c4f8d3 │ │ │ │ ldmdbmi r0, {r4, r5, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdacs r0, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ stmdavs sl!, {r9, sl, sp} │ │ │ │ suble r2, r9, r2, lsl #20 │ │ │ │ teqle r2, r0, lsl #20 │ │ │ │ cmnlt r0, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0xf1614631 │ │ │ │ - @ instruction: 0x4604fddf │ │ │ │ + strmi pc, [r4], -r7, lsr #27 │ │ │ │ stcne 3, cr11, [r8, #-320]! @ 0xfffffec0 │ │ │ │ - @ instruction: 0xf89cf16b │ │ │ │ + @ instruction: 0xf80cf16b │ │ │ │ rsbvs r6, ip, fp, lsr #16 │ │ │ │ eorle r2, r9, r1, lsl #22 │ │ │ │ blcs cd714 <__read_chk@plt+0x68340> │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r4, fp, ip, lr, pc} │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf161b138 │ │ │ │ - strmi pc, [r7], -sp, asr #27 │ │ │ │ + @ instruction: 0x4607fd95 │ │ │ │ tstlt r7, r0, lsr #12 │ │ │ │ - @ instruction: 0xf88af16b │ │ │ │ + @ instruction: 0xfffaf16a │ │ │ │ stmdavs r4!, {r0, r1, r2, r5, sp, lr}^ │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ cmnlt r4, ip, lsr #17 │ │ │ │ andcs r6, r0, #96, 16 @ 0x600000 │ │ │ │ teqlt r8, r1, lsr r6 │ │ │ │ - ldc2 1, cr15, [ip, #388]! @ 0x184 │ │ │ │ + stc2 1, cr15, [r4, #388] @ 0x184 │ │ │ │ stcne 6, cr4, [r0, #-20]! @ 0xffffffec │ │ │ │ - @ instruction: 0xf16bb115 │ │ │ │ - rsbvs pc, r5, r9, ror r8 @ │ │ │ │ + @ instruction: 0xf16ab115 │ │ │ │ + rsbvs pc, r5, r9, ror #31 │ │ │ │ @ instruction: 0x2c006964 │ │ │ │ ldcllt 1, cr13, [r8, #960]! @ 0x3c0 │ │ │ │ bcs d8bfc <__read_chk@plt+0x73828> │ │ │ │ stmdavs ip!, {r0, r2, r5, r8, ip, lr, pc}^ │ │ │ │ rscsle r2, r8, r0, lsl #24 │ │ │ │ andcs r4, r0, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf1614631 │ │ │ │ - strmi pc, [r4], -r7, lsr #27 │ │ │ │ + strmi pc, [r4], -pc, ror #26 │ │ │ │ stcne 1, cr11, [r8, #-832]! @ 0xfffffcc0 │ │ │ │ - @ instruction: 0xf864f16b │ │ │ │ + @ instruction: 0xffd4f16a │ │ │ │ rsbvs r6, ip, fp, lsr #16 │ │ │ │ blcs cd780 <__read_chk@plt+0x683ac> │ │ │ │ @ instruction: 0xbdf8d9c9 │ │ │ │ orrslt r6, r8, r8, ror #17 │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ - ldc2 1, cr15, [r6, #388] @ 0x184 │ │ │ │ + ldc2l 1, cr15, [lr, #-388] @ 0xfffffe7c │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf105d039 │ │ │ │ - @ instruction: 0xf16b000c │ │ │ │ - stmdavs sl!, {r0, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf16a000c │ │ │ │ + stmdavs sl!, {r0, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bcs 96f4c <__read_chk@plt+0x31b78> │ │ │ │ ldrb sp, [r8, r6, lsr #1] │ │ │ │ bcc 118c4c <__read_chk@plt+0xb3878> │ │ │ │ ldmle r2, {r0, r9, fp, sp}^ │ │ │ │ stccs 8, cr6, [r0], {108} @ 0x6c │ │ │ │ ldr sp, [sp, pc, lsr #3]! │ │ │ │ ldmdbmi r9, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ orrseq pc, r4, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdacs r0, {r0, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0078f43f │ │ │ │ orrsvs pc, r4, #212, 16 @ 0xd40000 │ │ │ │ ldmdbmi r4, {r0, r1, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ orrseq pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdacs r0, {r0, r2, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0076f43f │ │ │ │ orrsvs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xf8d4e77f │ │ │ │ stmdbmi lr, {r2, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ @ instruction: 0x06c4f8d3 │ │ │ │ @ instruction: 0xf15f4479 │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0074f43f │ │ │ │ ldrbcc pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ @ instruction: 0x66c4f8d3 │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xe7a2af71 │ │ │ │ - andseq lr, ip, sl, ror fp │ │ │ │ - andseq lr, ip, r8, ror #22 │ │ │ │ - andseq lr, ip, r0, asr fp │ │ │ │ - @ instruction: 0x001cfbbc │ │ │ │ - andseq pc, ip, r4, lsr #23 │ │ │ │ - andseq pc, ip, r8, lsl #23 │ │ │ │ + andseq lr, ip, r2, asr sl │ │ │ │ + andseq lr, ip, r0, asr #20 │ │ │ │ + andseq lr, ip, r8, lsr #20 │ │ │ │ + mulseq ip, r4, sl │ │ │ │ + andseq pc, ip, ip, ror sl @ │ │ │ │ + andseq pc, ip, r0, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ bl febd5e2c <__read_chk@plt+0xfeb70a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3c2bf4 <__read_chk@plt+0x35d820> │ │ │ │ ldrbtmi r4, [fp], #-2573 @ 0xfffff5f3 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ cmplt ip, ip, asr lr │ │ │ │ cmplt r8, r0, lsr #16 │ │ │ │ movwcs r6, #6185 @ 0x1829 │ │ │ │ stmiavs r9, {r9, sp}^ │ │ │ │ - ldc2 1, cr15, [r8, #8]! │ │ │ │ + stc2 1, cr15, [r0, #8] │ │ │ │ svceq 0x0004f854 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ svclt 0x0000bd38 │ │ │ │ eorseq pc, r9, lr, asr #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -26187,15 +26187,15 @@ │ │ │ │ andcc lr, r1, sp, asr #19 │ │ │ │ vhsub.s8 d18, d0, d1 │ │ │ │ @ instruction: 0x462073d1 │ │ │ │ strls r4, [r0, #-1561] @ 0xfffff9e7 │ │ │ │ stmia r0!, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strcc r4, [ip], -r0, lsr #12 │ │ │ │ ldrbls pc, [r0, r4, lsl #17] @ │ │ │ │ - @ instruction: 0xf996f162 │ │ │ │ + @ instruction: 0xf95ef162 │ │ │ │ svclt 0x00b84583 │ │ │ │ ldrmi r4, [r2, #1667]! @ 0x683 │ │ │ │ @ instruction: 0x2120d02d │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xf7e572d1 │ │ │ │ ldmdavs r1!, {r1, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdavc fp, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ @@ -26297,17 +26297,17 @@ │ │ │ │ ldmdavs fp, {r0, r9, sp}^ │ │ │ │ strtmi r4, [r1], -r8, asr #12 │ │ │ │ bl fe9636c4 <__read_chk@plt+0xfe8fe2f0> │ │ │ │ vcgt.s8 d16, d0, d10 │ │ │ │ ldrbmi r7, [fp, #-721] @ 0xfffffd2f │ │ │ │ @ instruction: 0xf10bbfc8 │ │ │ │ @ instruction: 0xf1620301 │ │ │ │ - strbmi pc, [sl], -fp, lsr #29 @ │ │ │ │ + @ instruction: 0x464afe73 │ │ │ │ @ instruction: 0x46404651 │ │ │ │ - ldc2 1, cr15, [r2], #416 @ 0x1a0 │ │ │ │ + stc2 1, cr15, [r2], #-416 @ 0xfffffe60 │ │ │ │ addcs pc, r0, #13959168 @ 0xd50000 │ │ │ │ ldrdcc lr, [r2, -r2] │ │ │ │ ldmdavs r1, {r0, r1, r3, sl, lr} │ │ │ │ addmi r3, fp, #16, 6 @ 0x40000000 │ │ │ │ svclt 0x008c9b05 │ │ │ │ stmdbeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ stmdbeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ @@ -26318,15 +26318,15 @@ │ │ │ │ @ instruction: 0xf8956852 │ │ │ │ @ instruction: 0x071b3115 │ │ │ │ @ instruction: 0xf10abf4c │ │ │ │ @ instruction: 0xf10a0306 │ │ │ │ addsmi r0, r3, #469762048 @ 0x1c000000 │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ subsvs r9, r3, r6, lsl #20 │ │ │ │ - blx 183b202 <__read_chk@plt+0x17d5e2e> │ │ │ │ + blx a3b202 <__read_chk@plt+0x9d5e2e> │ │ │ │ strcc r9, [r1], -r8, lsl #22 │ │ │ │ cdpcs 7, 0, cr3, cr7, cr12, {0} │ │ │ │ @ instruction: 0xf47f6819 │ │ │ │ blmi 122accc <__read_chk@plt+0x11c58f8> │ │ │ │ subsvs r4, r9, fp, ror r4 │ │ │ │ ldmdblt r3!, {r2, r8, r9, fp, ip, pc} │ │ │ │ addcs pc, r0, #13959168 @ 0xd50000 │ │ │ │ @@ -26350,64 +26350,64 @@ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ stmdals r9, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ andcs lr, r5, #33030144 @ 0x1f80000 │ │ │ │ @ instruction: 0xf7e52000 │ │ │ │ strmi lr, [r1], r8, lsl #27 │ │ │ │ ldmdami r0!, {r1, r2, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7754478 │ │ │ │ - blx 63b282 <__read_chk@plt+0x5d5eae> │ │ │ │ + blx ff83b280 <__read_chk@plt+0xff7d5eac> │ │ │ │ andcs lr, r5, #17301504 @ 0x1080000 │ │ │ │ movwls r2, #45056 @ 0xb000 │ │ │ │ ldcl 7, cr15, [sl, #-916]! @ 0xfffffc6c │ │ │ │ strb r9, [fp, -fp, lsl #22]! │ │ │ │ ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ ldmdavs r3, {r0, r2, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ streq pc, [r8], #-1549 @ 0xfffff9f3 │ │ │ │ strtmi r4, [r0], -r8, lsr #18 │ │ │ │ blcc 1657e0 <__read_chk@plt+0x10040c> │ │ │ │ andls r4, r0, #2030043136 @ 0x79000000 │ │ │ │ sbcsvc pc, r1, #64, 4 │ │ │ │ - @ instruction: 0xf954f162 │ │ │ │ + @ instruction: 0xf91cf162 │ │ │ │ addcs pc, r0, #13959168 @ 0xd50000 │ │ │ │ ldmvs r3, {r5, r9, sl, lr}^ │ │ │ │ movwcc r6, #6166 @ 0x1816 │ │ │ │ - @ instruction: 0xf1621af6 │ │ │ │ - @ instruction: 0xf8d5f82f │ │ │ │ + @ instruction: 0xf1611af6 │ │ │ │ + @ instruction: 0xf8d5fff7 │ │ │ │ strtmi r3, [r0], -r0, lsl #5 │ │ │ │ - @ instruction: 0xf162685d │ │ │ │ - strtmi pc, [r2], -r9, lsr #16 │ │ │ │ + @ instruction: 0xf161685d │ │ │ │ + qsub8mi pc, r2, r1 @ │ │ │ │ ldrtmi r1, [r0], -r9, lsr #20 │ │ │ │ @ instruction: 0xf1680849 │ │ │ │ - @ instruction: 0xe7a4fc1f │ │ │ │ + str pc, [r4, pc, lsl #23]! │ │ │ │ ldcl 7, cr15, [r8], {229} @ 0xe5 │ │ │ │ ldrshteq pc, [r9], -r2 @ │ │ │ │ ldrshteq pc, [r9], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ mlaseq r9, r8, r2, sp │ │ │ │ - eorseq ip, r2, r8, ror ip │ │ │ │ - eorseq ip, r2, r2, asr #24 │ │ │ │ - ldrshteq ip, [r2], -r0 │ │ │ │ - eorseq ip, r2, r4, ror #23 │ │ │ │ - ldrsbteq ip, [r2], -r2 │ │ │ │ - ldrhteq ip, [r2], -lr │ │ │ │ + eorseq ip, r2, ip, lsl #22 │ │ │ │ + ldrsbteq ip, [r2], -r6 │ │ │ │ + eorseq ip, r2, r4, lsl #21 │ │ │ │ + eorseq ip, r2, r8, ror sl │ │ │ │ + eorseq ip, r2, r6, ror #20 │ │ │ │ + eorseq ip, r2, r2, asr sl │ │ │ │ ldrhteq r1, [sl], -lr │ │ │ │ ldrhteq r1, [sl], -sl │ │ │ │ ldrhteq r1, [sl], -r0 │ │ │ │ - eorseq ip, r2, ip, ror #22 │ │ │ │ + eorseq ip, r2, r0, lsl #20 │ │ │ │ eorseq r1, sl, sl, lsl #11 │ │ │ │ - ldrshteq ip, [r2], -r2 │ │ │ │ - eorseq ip, r2, lr, lsr #21 │ │ │ │ + eorseq ip, r2, r6, lsl #19 │ │ │ │ + eorseq ip, r2, r2, asr #18 │ │ │ │ eorseq r1, sl, ip, lsr #8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ eorseq pc, r9, r2, lsr #18 │ │ │ │ - ldrhteq ip, [r2], -sl │ │ │ │ - mlaseq r2, ip, r9, ip │ │ │ │ - eorseq ip, r2, r2, lsl #19 │ │ │ │ - @ instruction: 0x001cf7b0 │ │ │ │ + eorseq ip, r2, lr, asr #16 │ │ │ │ + eorseq ip, r2, r0, lsr r8 │ │ │ │ + eorseq ip, r2, r6, lsl r8 │ │ │ │ + andseq pc, ip, r8, lsl #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ strmi r4, [r6], -r1, asr #25 │ │ │ │ addslt r4, r5, r1, asr #17 │ │ │ │ @ instruction: 0x461d447c │ │ │ │ @@ -26468,27 +26468,27 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079120f6 │ │ │ │ sbcshi pc, r1, r0, asr #2 │ │ │ │ @ instruction: 0xf88d23fd │ │ │ │ teqcs lr, sp, lsr #32 │ │ │ │ @ instruction: 0xf0304628 │ │ │ │ - smlawbcs lr, fp, sl, pc @ │ │ │ │ + msrcs LR_fiq, r3 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf0300b0c │ │ │ │ - vst1.32 {d31-d32}, [pc], r5 │ │ │ │ + vst1.16 {d31-d32}, [pc]! │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ strtmi r0, [r8], -r0, lsl #2 │ │ │ │ - blx 203b25c <__read_chk@plt+0x1fd5e88> │ │ │ │ + blx 123b25c <__read_chk@plt+0x11d5e88> │ │ │ │ strtmi r2, [r8], -sp, lsl #2 │ │ │ │ ldrsbhi pc, [r8, #143]! @ 0x8f @ │ │ │ │ - blx 1ebb268 <__read_chk@plt+0x1e55e94> │ │ │ │ + blx 10bb268 <__read_chk@plt+0x1055e94> │ │ │ │ strtmi r2, [r8], -sl, lsl #2 │ │ │ │ @ instruction: 0xf03044f8 │ │ │ │ - blmi 1f7db80 <__read_chk@plt+0x1f187ac> │ │ │ │ + blmi 1f7daa0 <__read_chk@plt+0x1f186cc> │ │ │ │ ldrdge pc, [r4], -r5 │ │ │ │ @ instruction: 0xf10a447b │ │ │ │ ldmdavs sl, {r2, r3, r4, r5, r7, sl, fp} │ │ │ │ ldrbtmi r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ movwcc pc, #11019 @ 0x2b0b @ │ │ │ │ ldmvs fp, {r2, r3, r4, r5, r9, sp} │ │ │ │ movwge pc, #15106 @ 0x3b02 @ │ │ │ │ @@ -26515,40 +26515,40 @@ │ │ │ │ andge pc, pc, r8, lsl #17 │ │ │ │ svc 0x0042f7e5 │ │ │ │ andsge pc, r7, r8, lsl #17 │ │ │ │ teqcs lr, r3, lsl #12 │ │ │ │ strtmi r6, [r8], -sl, ror #16 │ │ │ │ strcc lr, [sp, -r2, asr #19]! │ │ │ │ ldrhtcs pc, [ip], r2 @ │ │ │ │ - @ instruction: 0xf9ccf030 │ │ │ │ + @ instruction: 0xf994f030 │ │ │ │ @ instruction: 0x212e686b │ │ │ │ @ instruction: 0xf9b34628 │ │ │ │ @ instruction: 0xf03020bc │ │ │ │ - stmdavs fp!, {r0, r2, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs fp!, {r0, r2, r3, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -sp, lsl #2 │ │ │ │ ldrhtcs pc, [ip], r3 @ │ │ │ │ - @ instruction: 0xf9bef030 │ │ │ │ + @ instruction: 0xf986f030 │ │ │ │ tstcs sl, fp, ror #16 │ │ │ │ @ instruction: 0xf9b34628 │ │ │ │ @ instruction: 0xf03020bc │ │ │ │ - @ instruction: 0xf8d9f9b7 │ │ │ │ + @ instruction: 0xf8d9f97f │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [fp], -r3, lsr #2 │ │ │ │ blls 834460 <__read_chk@plt+0x7cf08c> │ │ │ │ cmple r0, r0, lsl #22 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stcls 6, cr4, [r7, #-160] @ 0xffffff60 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d39909 │ │ │ │ ldmvs r3, {r7, r9, sp}^ │ │ │ │ strls r6, [r1, #-2130] @ 0xfffff7ae │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strls r9, [r0, #-3358] @ 0xfffff2e2 │ │ │ │ - cdp2 0, 13, cr15, cr12, cr15, {1} │ │ │ │ + cdp2 0, 10, cr15, cr4, cr15, {1} │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ vpmin.u32 d25, d2, d14 │ │ │ │ @ instruction: 0xf8840382 │ │ │ │ @ instruction: 0xe73e30f4 │ │ │ │ andcs r4, r5, #1015808 @ 0xf8000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r0, [r9], #-2816 @ 0xfffff500 │ │ │ │ @@ -26557,66 +26557,66 @@ │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ bllt 1b9a04 <__read_chk@plt+0x154630> │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ biceq pc, r5, #-2147483647 @ 0x80000001 │ │ │ │ andlt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8d66932 │ │ │ │ @ instruction: 0xf08d10bc │ │ │ │ - @ instruction: 0xf894f87f │ │ │ │ + @ instruction: 0xf894f847 │ │ │ │ vqadd.u32 , , q10 │ │ │ │ @ instruction: 0xf88403c3 │ │ │ │ sbcslt r3, fp, #244 @ 0xf4 │ │ │ │ blmi ab8f14 <__read_chk@plt+0xa53b40> │ │ │ │ @ instruction: 0xf8592001 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - stc2 1, cr15, [r6], #-416 @ 0xfffffe60 │ │ │ │ + blx fe63b8b6 <__read_chk@plt+0xfe5d64e2> │ │ │ │ @ instruction: 0xf893e6fd │ │ │ │ bfieq r3, sl, #2, #25 │ │ │ │ svcge 0x002df57f │ │ │ │ @ instruction: 0xf8d4e728 │ │ │ │ ldrtmi r3, [r0], -r0, lsl #5 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ - blx fedbb3ec <__read_chk@plt+0xfed56018> │ │ │ │ + blx 1fbb3ec <__read_chk@plt+0x1f56018> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ strtmi r9, [r8], -r7, lsl #28 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strcs r9, [r0, #-2313] @ 0xfffff6f7 │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strpl lr, [r0], -sp, asr #19 │ │ │ │ - cdp2 0, 8, cr15, cr4, cr15, {1} │ │ │ │ + cdp2 0, 4, cr15, cr12, cr15, {1} │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ addcs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ vrhadd.u32 d18, d5, d1 │ │ │ │ @ instruction: 0xf8840382 │ │ │ │ ldrshvs r3, [r1], #4 │ │ │ │ - ldc2 0, cr15, [r6], {46} @ 0x2e │ │ │ │ + blx ff83b426 <__read_chk@plt+0xff7d6052> │ │ │ │ stmdavs fp!, {r0, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf9b34628 │ │ │ │ @ instruction: 0xf03020bc │ │ │ │ - ldrb pc, [sl, -fp, lsr #18]! @ │ │ │ │ + @ instruction: 0xe77af8f3 │ │ │ │ bl 73d31c <__read_chk@plt+0x6d7f48> │ │ │ │ ldrshteq pc, [r9], -ip @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ eorseq pc, r9, r8, ror #15 │ │ │ │ eorseq pc, r9, lr, asr #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ eorseq sp, pc, r8, ror #28 │ │ │ │ ldrhteq r1, [sl], -r0 │ │ │ │ eorseq ip, r9, r6, ror sp │ │ │ │ - andseq pc, ip, r4, lsr #11 │ │ │ │ - eorseq lr, r0, r0, lsl r4 │ │ │ │ - eoreq r0, r7, lr, lsr #15 │ │ │ │ + andseq pc, ip, ip, ror r4 @ │ │ │ │ + ldrhteq lr, [r0], -r4 │ │ │ │ + eoreq r0, r7, r2, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl febd65bc <__read_chk@plt+0xfeb711e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3c3364 <__read_chk@plt+0x35df90> │ │ │ │ stmdami sp, {r2, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ ldrsbtgt pc, [r0], -pc @ │ │ │ │ @@ -26633,916 +26633,889 @@ │ │ │ │ ldrhteq pc, [r9], -sl @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0030f8cc │ │ │ │ + bmi fe3bd794 <__read_chk@plt+0xfe3583c0> │ │ │ │ @ instruction: 0xf8dfb0ab │ │ │ │ - strmi r4, [r3], -ip, ror #21 │ │ │ │ - bls ffabd79c <__read_chk@plt+0xffa583c8> │ │ │ │ - andcs r4, r6, #124, 8 @ 0x7c000000 │ │ │ │ - tstcs r0, r2, lsl #6 │ │ │ │ - bcc ff8bd7a8 <__read_chk@plt+0xff8583d4> │ │ │ │ - ldrbtmi r2, [r9], #1 │ │ │ │ - ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xf04f9329 │ │ │ │ - @ instruction: 0xf1430300 │ │ │ │ - strmi pc, [r5], -r3, asr #23 │ │ │ │ - stmdacs r0, {r0, r2, ip, pc} │ │ │ │ - strbhi pc, [fp, #-0] @ │ │ │ │ - bcc ff1bd7c8 <__read_chk@plt+0xff1583f4> │ │ │ │ - @ instruction: 0xf8df2000 │ │ │ │ - @ instruction: 0xf8d51ac4 │ │ │ │ - ldrbtmi fp, [r9], #-24 @ 0xffffffe8 │ │ │ │ - andcc pc, r3, r9, asr r8 @ │ │ │ │ - @ instruction: 0xf503681b │ │ │ │ - @ instruction: 0xf8d35340 │ │ │ │ - @ instruction: 0xf89325d4 │ │ │ │ - @ instruction: 0xf5026119 │ │ │ │ - @ instruction: 0xf8935280 │ │ │ │ - @ instruction: 0xf8d3711a │ │ │ │ - @ instruction: 0xf00642bc │ │ │ │ - @ instruction: 0xf0070a40 │ │ │ │ - @ instruction: 0xf0060702 │ │ │ │ - @ instruction: 0xf8920604 │ │ │ │ - andcs r8, r5, #12, 14 @ 0x300000 │ │ │ │ - bl 4bd420 <__read_chk@plt+0x45804c> │ │ │ │ + strmi r3, [r6], -ip, lsl #21 │ │ │ │ + @ instruction: 0xf8df447c │ │ │ │ + andcs r8, r6, #136, 20 @ 0x88000 │ │ │ │ + andcs r2, r1, r0, lsl #2 │ │ │ │ + stmiapl r3!, {r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ + @ instruction: 0x9329681b │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ + blx fe3bb94a <__read_chk@plt+0xfe356576> │ │ │ │ + andls r4, r5, r5, lsl #12 │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ + @ instruction: 0xf8df851a │ │ │ │ + andcs r3, r0, r8, ror #20 │ │ │ │ + bne 19bd7cc <__read_chk@plt+0x19583f8> │ │ │ │ + @ instruction: 0xb018f8d5 │ │ │ │ + @ instruction: 0xf8584479 │ │ │ │ + ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ + movtpl pc, #1283 @ 0x503 @ │ │ │ │ + ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ + @ instruction: 0x7119f893 │ │ │ │ + addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ + @ instruction: 0xa11af893 │ │ │ │ + adcsmi pc, ip, #13828096 @ 0xd30000 │ │ │ │ + streq pc, [r4, -r7] │ │ │ │ + beq 13b4a4 <__read_chk@plt+0xd60d0> │ │ │ │ + @ instruction: 0x970cf892 │ │ │ │ + @ instruction: 0xf7e52205 │ │ │ │ + @ instruction: 0x4601eb14 │ │ │ │ + @ instruction: 0xf0094628 │ │ │ │ + ldrbmi r0, [r8, r0, asr #18] │ │ │ │ + @ instruction: 0xf8df9805 │ │ │ │ + ldrbtmi fp, [fp], #2596 @ 0xa24 │ │ │ │ + ldrbmi r6, [r9], -r3, lsl #19 │ │ │ │ + stcls 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ + bne 6bd820 <__read_chk@plt+0x65844c> │ │ │ │ + andcs r2, r0, r5, lsl #4 │ │ │ │ + ldrbtmi r6, [r9], #-2475 @ 0xfffff655 │ │ │ │ + @ instruction: 0xf7e59303 │ │ │ │ + blls 17a0ac <__read_chk@plt+0x114cd8> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - stmdaeq r0, {r3, ip, sp, lr, pc}^ │ │ │ │ - stmdals r5, {r3, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ - blt 1fbd818 <__read_chk@plt+0x1f58444> │ │ │ │ - stmibvs r3, {r0, r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - @ instruction: 0x47984659 │ │ │ │ - @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #116, 20 @ 0x74000 │ │ │ │ - stmibvs fp!, {sp} │ │ │ │ - movwls r4, #13433 @ 0x3479 │ │ │ │ - b fff3d44c <__read_chk@plt+0xffed8078> │ │ │ │ - strmi r9, [r1], -r3, lsl #22 │ │ │ │ - ldrmi r4, [r8, r8, lsr #12] │ │ │ │ - @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #92, 20 @ 0x5c000 │ │ │ │ - stmibvs fp!, {sp} │ │ │ │ - movwls r4, #13433 @ 0x3479 │ │ │ │ - b ffbbd468 <__read_chk@plt+0xffb58094> │ │ │ │ - strmi r9, [r1], -r3, lsl #22 │ │ │ │ - ldrmi r4, [r8, r8, lsr #12] │ │ │ │ - @ instruction: 0xf0002c00 │ │ │ │ - stmdals r5, {r5, r7, pc} │ │ │ │ - stmibvs r3, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ stcls 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ - bne dbd86c <__read_chk@plt+0xd58498> │ │ │ │ + bne bd83c <__read_chk@plt+0x58468> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf8d54479 │ │ │ │ - @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601ead8 │ │ │ │ - ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ + ldrbtmi r6, [r9], #-2475 @ 0xfffff655 │ │ │ │ + @ instruction: 0xf7e59303 │ │ │ │ + blls 17a090 <__read_chk@plt+0x114cbc> │ │ │ │ + strtmi r4, [r8], -r1, lsl #12 │ │ │ │ + stccs 7, cr4, [r0], {152} @ 0x98 │ │ │ │ + adchi pc, r0, r0 │ │ │ │ + ldrbmi r9, [r9], -r5, lsl #16 │ │ │ │ + ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #32, 20 @ 0x20000 │ │ │ │ + andcs r1, r5, #220, 18 @ 0x370000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b ff33d4ac <__read_chk@plt+0xff2d80d8> │ │ │ │ + b ff73d48c <__read_chk@plt+0xff6d80b8> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - bne 2bd8a0 <__read_chk@plt+0x2584cc> │ │ │ │ + stmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601eabe │ │ │ │ + strmi lr, [r1], -lr, asr #21 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #244, 18 @ 0x3d0000 │ │ │ │ + andcs r1, r5, #176, 18 @ 0x2c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b fecbd4e0 <__read_chk@plt+0xfec5810c> │ │ │ │ + b ff0bd4c0 <__read_chk@plt+0xff0580ec> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - ldmibne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - strmi lr, [r1], -r4, lsr #21 │ │ │ │ + @ instruction: 0x4601eab4 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #200, 18 @ 0x320000 │ │ │ │ + andcs r1, r5, #132, 18 @ 0x210000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b fe63d514 <__read_chk@plt+0xfe5d8140> │ │ │ │ + b fea3d4f4 <__read_chk@plt+0xfe9d8120> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - ldmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - strmi lr, [r1], -sl, lsl #21 │ │ │ │ + @ instruction: 0x4601ea9a │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #156, 18 @ 0x270000 │ │ │ │ + andcs r1, r5, #88, 18 @ 0x160000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b 1fbd548 <__read_chk@plt+0x1f58174> │ │ │ │ + b fe3bd528 <__read_chk@plt+0xfe358154> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - stmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601ea70 │ │ │ │ + strmi lr, [r1], -r0, lsl #21 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #112, 18 @ 0x1c0000 │ │ │ │ + andcs r1, r5, #44, 18 @ 0xb0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b 193d57c <__read_chk@plt+0x18d81a8> │ │ │ │ + b 1d3d55c <__read_chk@plt+0x1cd8188> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - ldmdbne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601ea56 │ │ │ │ + strmi lr, [r1], -r6, ror #20 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #68, 18 @ 0x110000 │ │ │ │ + andcs r1, r5, #0, 18 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b 12bd5b0 <__read_chk@plt+0x12581dc> │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - @ instruction: 0xf1b847d8 │ │ │ │ - @ instruction: 0xd12c0f00 │ │ │ │ - @ instruction: 0xf8df9805 │ │ │ │ - stmibvs r3, {r3, r5, r8, fp, ip} │ │ │ │ - @ instruction: 0x47984479 │ │ │ │ - @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #32, 18 @ 0x80000 │ │ │ │ - ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - @ instruction: 0xb018f8d5 │ │ │ │ - b d3d5dc <__read_chk@plt+0xcd8208> │ │ │ │ + b 16bd590 <__read_chk@plt+0x16581bc> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - stmdbne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - strbmi r2, [r0], -r5, lsl #4 │ │ │ │ + stmiane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - strmi lr, [r1], -r6, lsr #20 │ │ │ │ + strmi lr, [r1], -ip, asr #20 │ │ │ │ + ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ + stmdals r5, {r2, r3, r5, r8, ip, lr, pc} │ │ │ │ + stmiane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ + stcls 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ + stmiane r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + strbmi r2, [r8], -r5, lsl #4 │ │ │ │ + @ instruction: 0xf8d54479 │ │ │ │ + @ instruction: 0xf7e5b018 │ │ │ │ + @ instruction: 0x4601ea36 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #244, 16 @ 0xf40000 │ │ │ │ - ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - @ instruction: 0xb018f8d5 │ │ │ │ - b 6bd610 <__read_chk@plt+0x65823c> │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - @ instruction: 0xf1ba47d8 │ │ │ │ - tstle pc, r0, lsl #30 │ │ │ │ - @ instruction: 0xf8df9805 │ │ │ │ - stmibvs r3, {r3, r4, r6, r7, fp, ip} │ │ │ │ - @ instruction: 0x47984479 │ │ │ │ - @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #208, 16 @ 0xd00000 │ │ │ │ - ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ + andcs r1, r5, #176, 16 @ 0xb00000 │ │ │ │ + ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - b 13d63c <__read_chk@plt+0xd8268> │ │ │ │ + b abd5f0 <__read_chk@plt+0xa5821c> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - ldmne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ + ldmne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601e9f6 │ │ │ │ + @ instruction: 0x4601ea1c │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmdals r5, {r1, r2, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ - stmiane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r5, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ + stmne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stcls 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ - ldmne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ + ldmdane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - strmi lr, [r1], -r2, ror #19 │ │ │ │ + strmi lr, [r1], -r8, lsl #20 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #132, 16 @ 0x840000 │ │ │ │ - ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + andcs r1, r5, #100, 16 @ 0x640000 │ │ │ │ + ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - ldmib r4, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib sl!, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - stmdane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ + stmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - strmi lr, [r1], -r8, asr #19 │ │ │ │ + strmi lr, [r1], -lr, ror #19 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmdals r5, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ - ldmdane r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ + stmdals r5, {r2, r3, r5, r8, ip, lr, pc} │ │ │ │ + ldmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stcls 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ - stmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ + stmdane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601e9b4 │ │ │ │ + @ instruction: 0x4601e9d8 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #56, 16 @ 0x380000 │ │ │ │ - ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ + andcs r1, r5, #20, 16 @ 0x140000 │ │ │ │ + ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ @ instruction: 0xb018f8d5 │ │ │ │ - stmib r6!, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib sl, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ + ubfxne pc, pc, #17, #29 │ │ │ │ + ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e5b018 │ │ │ │ - @ instruction: 0x4601e99a │ │ │ │ + @ instruction: 0x4601e9be │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df9805 │ │ │ │ - ldrbtmi r5, [sp], #-2060 @ 0xfffff7f4 │ │ │ │ + ldrbtmi r5, [sp], #-2024 @ 0xfffff818 │ │ │ │ strtmi r6, [r9], -r3, lsl #19 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #0, 16 │ │ │ │ + andcs r1, r5, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179db8 <__read_chk@plt+0x1149e4> │ │ │ │ + blls 179e00 <__read_chk@plt+0x114a2c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #228, 14 @ 0x3900000 │ │ │ │ + andcs r1, r5, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179d98 <__read_chk@plt+0x1149c4> │ │ │ │ + blls 179de0 <__read_chk@plt+0x114a0c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #192, 14 @ 0x3000000 │ │ │ │ + andcs r1, r5, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179d70 <__read_chk@plt+0x11499c> │ │ │ │ + blls 179db8 <__read_chk@plt+0x1149e4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #164, 14 @ 0x2900000 │ │ │ │ + andcs r1, r5, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179d50 <__read_chk@plt+0x11497c> │ │ │ │ + blls 179d98 <__read_chk@plt+0x1149c4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #128, 14 @ 0x2000000 │ │ │ │ + andcs r1, r5, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179d28 <__read_chk@plt+0x114954> │ │ │ │ + blls 179d70 <__read_chk@plt+0x11499c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #100, 14 @ 0x1900000 │ │ │ │ + andcs r1, r5, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179d08 <__read_chk@plt+0x114934> │ │ │ │ + blls 179d50 <__read_chk@plt+0x11497c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #72, 14 @ 0x1200000 │ │ │ │ + andcs r1, r5, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179ce8 <__read_chk@plt+0x114914> │ │ │ │ + blls 179d30 <__read_chk@plt+0x11495c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #44, 14 @ 0xb00000 │ │ │ │ + andcs r1, r5, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179cc8 <__read_chk@plt+0x1148f4> │ │ │ │ + blls 179d10 <__read_chk@plt+0x11493c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #16, 14 @ 0x400000 │ │ │ │ + andcs r1, r5, #236, 12 @ 0xec00000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179ca8 <__read_chk@plt+0x1148d4> │ │ │ │ + blls 179cf0 <__read_chk@plt+0x11491c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #236, 12 @ 0xec00000 │ │ │ │ + andcs r1, r5, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179c80 <__read_chk@plt+0x1148ac> │ │ │ │ + blls 179cc8 <__read_chk@plt+0x1148f4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #208, 12 @ 0xd000000 │ │ │ │ + andcs r1, r5, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179c60 <__read_chk@plt+0x11488c> │ │ │ │ + blls 179ca8 <__read_chk@plt+0x1148d4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #180, 12 @ 0xb400000 │ │ │ │ + andcs r1, r5, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179c40 <__read_chk@plt+0x11486c> │ │ │ │ + blls 179c88 <__read_chk@plt+0x1148b4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #152, 12 @ 0x9800000 │ │ │ │ + andcs r1, r5, #116, 12 @ 0x7400000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179c20 <__read_chk@plt+0x11484c> │ │ │ │ + blls 179c68 <__read_chk@plt+0x114894> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #116, 12 @ 0x7400000 │ │ │ │ + andcs r1, r5, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179bf8 <__read_chk@plt+0x114824> │ │ │ │ + blls 179c40 <__read_chk@plt+0x11486c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #88, 12 @ 0x5800000 │ │ │ │ + andcs r1, r5, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179bd8 <__read_chk@plt+0x114804> │ │ │ │ + blls 179c20 <__read_chk@plt+0x11484c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #60, 12 @ 0x3c00000 │ │ │ │ + andcs r1, r5, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179bb8 <__read_chk@plt+0x1147e4> │ │ │ │ + blls 179c00 <__read_chk@plt+0x11482c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #32, 12 @ 0x2000000 │ │ │ │ + andcs r1, r5, #252, 10 @ 0x3f000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179b98 <__read_chk@plt+0x1147c4> │ │ │ │ + blls 179be0 <__read_chk@plt+0x11480c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #252, 10 @ 0x3f000000 │ │ │ │ + andcs r1, r5, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179b70 <__read_chk@plt+0x11479c> │ │ │ │ + blls 179bb8 <__read_chk@plt+0x1147e4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #224, 10 @ 0x38000000 │ │ │ │ + andcs r1, r5, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179b50 <__read_chk@plt+0x11477c> │ │ │ │ + blls 179b98 <__read_chk@plt+0x1147c4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #196, 10 @ 0x31000000 │ │ │ │ + andcs r1, r5, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179b30 <__read_chk@plt+0x11475c> │ │ │ │ + blls 179b78 <__read_chk@plt+0x1147a4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #160, 10 @ 0x28000000 │ │ │ │ + andcs r1, r5, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179b08 <__read_chk@plt+0x114734> │ │ │ │ + blls 179b50 <__read_chk@plt+0x11477c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #132, 10 @ 0x21000000 │ │ │ │ + andcs r1, r5, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179ae8 <__read_chk@plt+0x114714> │ │ │ │ + blls 179b30 <__read_chk@plt+0x11475c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ + andcs r1, r5, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e59303 │ │ │ │ - blls 179ac8 <__read_chk@plt+0x1146f4> │ │ │ │ + blls 179b10 <__read_chk@plt+0x11473c> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdals r5, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #68, 10 @ 0x11000000 │ │ │ │ + andcs r1, r5, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0xf7e49303 │ │ │ │ - blls 17baa0 <__read_chk@plt+0x1166cc> │ │ │ │ + @ instruction: 0xf7e59303 │ │ │ │ + blls 179ae8 <__read_chk@plt+0x114714> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #40, 10 @ 0xa000000 │ │ │ │ + andcs r1, r5, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0xf7e49303 │ │ │ │ - blls 17ba80 <__read_chk@plt+0x1166ac> │ │ │ │ + @ instruction: 0xf7e59303 │ │ │ │ + blls 179ac8 <__read_chk@plt+0x1146f4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #12, 10 @ 0x3000000 │ │ │ │ + andcs r1, r5, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17ba60 <__read_chk@plt+0x11668c> │ │ │ │ + blls 17baa8 <__read_chk@plt+0x1166d4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #240, 8 @ 0xf0000000 │ │ │ │ + andcs r1, r5, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17ba40 <__read_chk@plt+0x11666c> │ │ │ │ + blls 17ba88 <__read_chk@plt+0x1166b4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #212, 8 @ 0xd4000000 │ │ │ │ + andcs r1, r5, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17ba20 <__read_chk@plt+0x11664c> │ │ │ │ + blls 17ba68 <__read_chk@plt+0x116694> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #184, 8 @ 0xb8000000 │ │ │ │ + andcs r1, r5, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17ba00 <__read_chk@plt+0x11662c> │ │ │ │ + blls 17ba48 <__read_chk@plt+0x116674> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #156, 8 @ 0x9c000000 │ │ │ │ + andcs r1, r5, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17b9e0 <__read_chk@plt+0x11660c> │ │ │ │ + blls 17ba28 <__read_chk@plt+0x116654> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #128, 8 @ 0x80000000 │ │ │ │ + andcs r1, r5, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17b9c0 <__read_chk@plt+0x1165ec> │ │ │ │ + blls 17ba08 <__read_chk@plt+0x116634> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #100, 8 @ 0x64000000 │ │ │ │ + andcs r1, r5, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17b9a0 <__read_chk@plt+0x1165cc> │ │ │ │ + blls 17b9e8 <__read_chk@plt+0x116614> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8dfb014 │ │ │ │ - andcs r1, r5, #72, 8 @ 0x48000000 │ │ │ │ + andcs r1, r5, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xf8db2000 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7e49303 │ │ │ │ - blls 17b980 <__read_chk@plt+0x1165ac> │ │ │ │ + blls 17b9c8 <__read_chk@plt+0x1165f4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stccs 7, cr4, [r0], {152} @ 0x98 │ │ │ │ - sbcshi pc, r2, r0, asr #32 │ │ │ │ + sbcshi pc, r0, r0, asr #32 │ │ │ │ strtmi r9, [r9], -r5, lsl #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ - @ instruction: 0xf8df9d05 │ │ │ │ - andcs r1, r5, #32, 8 @ 0x20000000 │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - @ instruction: 0xb018f8d5 │ │ │ │ - svc 0x0052f7e4 │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - stcls 7, cr4, [r5, #-864] @ 0xfffffca0 │ │ │ │ - strne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ + ldmibmi pc!, {r0, r2, r8, sl, fp, ip, pc}^ @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -r6, asr #30 │ │ │ │ + @ instruction: 0x4601ef78 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi sp!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi sl!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601ef3a │ │ │ │ + strmi lr, [r1], -ip, ror #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi r8!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi r5!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -lr, lsr #30 │ │ │ │ + strmi lr, [r1], -r0, ror #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi r3!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi r0!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -r2, lsr #30 │ │ │ │ + @ instruction: 0x4601ef54 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi lr!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi fp!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601ef16 │ │ │ │ + strmi lr, [r1], -r8, asr #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi r9!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi r6!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -sl, lsl #30 │ │ │ │ + @ instruction: 0x4601ef3c │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi r4!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi r1!, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601eefe │ │ │ │ + @ instruction: 0x4601ef30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi pc, {r0, r2, r8, sl, fp, ip, pc}^ @ │ │ │ │ + ldmibmi ip, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601eef2 │ │ │ │ + strmi lr, [r1], -r4, lsr #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi sl, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi r7, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -r6, ror #29 │ │ │ │ + @ instruction: 0x4601ef18 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi r5, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi r2, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601eeda │ │ │ │ + strmi lr, [r1], -ip, lsl #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi r0, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi sp, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -lr, asr #29 │ │ │ │ + strmi lr, [r1], -r0, lsl #30 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi fp, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi r8, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -r2, asr #29 │ │ │ │ + @ instruction: 0x4601eef4 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi r6, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + stmibmi r3, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601eeb6 │ │ │ │ + strmi lr, [r1], -r8, ror #29 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - stmibmi r1, {r0, r2, r8, sl, fp, ip, pc}^ │ │ │ │ + ldmibmi lr!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - strmi lr, [r1], -sl, lsr #29 │ │ │ │ + @ instruction: 0x4601eedc │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi ip!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ + ldmibmi r9!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601ee9e │ │ │ │ + @ instruction: 0x4601eed0 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - ldmibmi r7!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ + ldmibmi r4!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7e4b018 │ │ │ │ - @ instruction: 0x4601ee92 │ │ │ │ + strmi lr, [r1], -r4, asr #29 │ │ │ │ ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ - addcs sl, r8, #384 @ 0x180 │ │ │ │ - strtmi r2, [r8], -r0, lsl #2 │ │ │ │ - bl 143dd2c <__read_chk@plt+0x13d8958> │ │ │ │ - @ instruction: 0xf1439805 │ │ │ │ - stmibmi lr!, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - andls r2, r6, r5, lsl #4 │ │ │ │ + stmibmi pc!, {r0, r2, r8, sl, fp, ip, pc} @ │ │ │ │ + strtmi r2, [r0], -r5, lsl #4 │ │ │ │ + @ instruction: 0xf8d54479 │ │ │ │ + @ instruction: 0xf7e4b018 │ │ │ │ + @ instruction: 0x4601eeb8 │ │ │ │ + ldrbmi r4, [r8, r8, lsr #12] │ │ │ │ + bleq 6bc17c <__read_chk@plt+0x656da8> │ │ │ │ + smlabbcs r0, r8, r2, r2 │ │ │ │ + @ instruction: 0xf7e44658 │ │ │ │ + stmdals r5, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + blx 15bc266 <__read_chk@plt+0x1556e92> │ │ │ │ + andcs r4, r5, #2703360 @ 0x294000 │ │ │ │ + ldrbtmi r9, [r9], #-6 │ │ │ │ + movwcs r2, #4096 @ 0x1000 │ │ │ │ + @ instruction: 0xf7e49307 │ │ │ │ + stmibmi r2!, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + andls r2, r8, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - movwls r2, #29441 @ 0x7301 │ │ │ │ - cdp 7, 7, cr15, cr12, cr4, {7} │ │ │ │ - andcs r4, r5, #2785280 @ 0x2a8000 │ │ │ │ - ldrbtmi r9, [r9], #-8 │ │ │ │ - @ instruction: 0xf7e42000 │ │ │ │ - @ instruction: 0xf183ee76 │ │ │ │ - blmi fea7e7c4 <__read_chk@plt+0xfea193f0> │ │ │ │ - @ instruction: 0xf04f4aa7 │ │ │ │ - ldc 12, cr0, [pc, #8] @ 7fdd8 <__read_chk@plt+0x1aa04> │ │ │ │ - mvnscs r7, fp, asr #22 │ │ │ │ - andls r4, sl, sl, ror r4 │ │ │ │ - stmdage lr, {r0, r1, r5, r9, ip, pc} │ │ │ │ - blvc 6bb414 <__read_chk@plt+0x656040> │ │ │ │ - @ instruction: 0xf859221d │ │ │ │ - @ instruction: 0xf8cd9003 │ │ │ │ - @ instruction: 0xf8999034 │ │ │ │ - vhadd.u32 d19, d12, d0 │ │ │ │ - @ instruction: 0xf8890303 │ │ │ │ - @ instruction: 0xf7e43000 │ │ │ │ - @ instruction: 0xf1b8eb20 │ │ │ │ - andle r0, r2, r0, lsl #30 │ │ │ │ - @ instruction: 0xf88d23f7 │ │ │ │ + cdp 7, 9, cr15, cr10, cr4, {7} │ │ │ │ + blx 5bc388 <__read_chk@plt+0x556fb4> │ │ │ │ + bmi fe852bf8 <__read_chk@plt+0xfe7ed824> │ │ │ │ + stceq 0, cr15, [r2], {79} @ 0x4f │ │ │ │ + blvc 11fb404 <__read_chk@plt+0x1196030> │ │ │ │ + strdls r2, [sl], -pc @ │ │ │ │ + eorls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ + stc 8, cr10, [sp, #56] @ 0x38 │ │ │ │ + andscs r7, sp, #24, 22 @ 0x6000 │ │ │ │ + andpl pc, r3, r8, asr r8 @ │ │ │ │ + stmdavc fp!, {r0, r2, r3, r8, sl, ip, pc} │ │ │ │ + movweq pc, #13164 @ 0x336c @ │ │ │ │ + @ instruction: 0xf7e4702b │ │ │ │ + @ instruction: 0xf1b9eb48 │ │ │ │ + svclt 0x00150f00 │ │ │ │ + mvncs r2, #-1677721597 @ 0x9c000003 │ │ │ │ + rscscs r2, pc, #1879048207 @ 0x7000000f │ │ │ │ + @ instruction: 0xf002b10f │ │ │ │ + @ instruction: 0xf88d03cf │ │ │ │ @ instruction: 0xf1ba3038 │ │ │ │ - andle r0, r5, r0, lsl #30 │ │ │ │ - mlascc r8, sp, r8, pc @ │ │ │ │ - tstpeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ - eorscc pc, r8, sp, lsl #17 │ │ │ │ - @ instruction: 0xf89db12e │ │ │ │ - @ instruction: 0xf0233038 │ │ │ │ - @ instruction: 0xf88d0320 │ │ │ │ - @ instruction: 0xb12f3038 │ │ │ │ - mlascc r8, sp, r8, pc @ │ │ │ │ - movteq pc, #35 @ 0x23 @ │ │ │ │ - eorscc pc, r8, sp, lsl #17 │ │ │ │ - teqle r9, r0, lsl #24 │ │ │ │ - bmi fe388a74 <__read_chk@plt+0xfe3236a0> │ │ │ │ - strbmi r9, [r8], -r1, lsl #6 │ │ │ │ - ldrbtmi r4, [sl], #-2955 @ 0xfffff475 │ │ │ │ - andls r2, r0, #120, 2 │ │ │ │ - vst3.16 {d20-d22}, [pc :256], fp │ │ │ │ - @ instruction: 0xf02f7247 │ │ │ │ - @ instruction: 0x4628fb7d │ │ │ │ - stc2 0, cr15, [ip], #356 @ 0x164 │ │ │ │ - @ instruction: 0x9c249b02 │ │ │ │ - @ instruction: 0xf503a805 │ │ │ │ - @ instruction: 0xf8935340 │ │ │ │ - @ instruction: 0xf04220f4 │ │ │ │ - @ instruction: 0xf8830220 │ │ │ │ + andle r0, r4, r0, lsl #30 │ │ │ │ + @ instruction: 0xf023b2db │ │ │ │ + @ instruction: 0xf88d0340 │ │ │ │ + stccs 0, cr3, [r0], {56} @ 0x38 │ │ │ │ + movwcs sp, #57656 @ 0xe138 │ │ │ │ + movwls r4, #6793 @ 0x1a89 │ │ │ │ + blmi fe2d1680 <__read_chk@plt+0xfe26c2ac> │ │ │ │ + cmncs r8, sl, ror r4 │ │ │ │ + ldrbtmi r9, [fp], #-512 @ 0xfffffe00 │ │ │ │ + subvc pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ + blx 1e3beae <__read_chk@plt+0x1dd6ada> │ │ │ │ + strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ + @ instruction: 0xf0594658 │ │ │ │ + stcls 12, cr15, [r4], #-652 @ 0xfffffd74 │ │ │ │ + @ instruction: 0xf896a805 │ │ │ │ + @ instruction: 0xf04330f4 │ │ │ │ + @ instruction: 0xf8860320 │ │ │ │ cmplt ip, #244 @ 0xf4 │ │ │ │ @ instruction: 0xf1426866 │ │ │ │ - blls 33f51c <__read_chk@plt+0x2da148> │ │ │ │ + blls 33f4a0 <__read_chk@plt+0x2da0cc> │ │ │ │ stmdage sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - cdp2 1, 13, cr15, cr12, cr9, {3} │ │ │ │ + cdp2 1, 7, cr15, cr14, cr9, {3} │ │ │ │ stmdavs r5!, {r2, r5, fp, sp, pc} │ │ │ │ - cdp2 1, 13, cr15, cr8, cr9, {3} │ │ │ │ + cdp2 1, 7, cr15, cr10, cr9, {3} │ │ │ │ svclt 0x00183e00 │ │ │ │ - b 11c9694 <__read_chk@plt+0x11642c0> │ │ │ │ - bmi 1e87eac <__read_chk@plt+0x1e22ad8> │ │ │ │ + b 11c9630 <__read_chk@plt+0x116425c> │ │ │ │ + bmi 1e07e48 <__read_chk@plt+0x1da2a74> │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, fp, r8, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bmi 1d08ae8 <__read_chk@plt+0x1ca3714> │ │ │ │ - strbmi r9, [r8], -r1, lsl #6 │ │ │ │ - ldrbtmi r4, [sl], #-2929 @ 0xfffff48f │ │ │ │ + bmi 1c88a84 <__read_chk@plt+0x1c236b0> │ │ │ │ + strtmi r9, [r8], -r1, lsl #6 │ │ │ │ + ldrbtmi r4, [sl], #-2927 @ 0xfffff491 │ │ │ │ andls r2, r0, #120, 2 │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ @ instruction: 0xf02f321a │ │ │ │ - strb pc, [r4, r3, asr #22] @ │ │ │ │ - ldc2l 1, cr15, [lr, #-264]! @ 0xfffffef8 │ │ │ │ + @ instruction: 0xe7c5fb3d │ │ │ │ + ldc2l 1, cr15, [r8, #-264]! @ 0xfffffef8 │ │ │ │ rsbcs r9, r5, sl, lsl #22 │ │ │ │ sbcsle r2, lr, r0, lsl #22 │ │ │ │ @ instruction: 0xf169a80a │ │ │ │ - rsbcs pc, r5, pc, lsr #29 │ │ │ │ - stmdbmi r8!, {r0, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + rsbcs pc, r5, r1, asr lr @ │ │ │ │ + stmdbmi r6!, {r0, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [r2, #912]! @ 0x390 │ │ │ │ + cdp 7, 1, cr15, cr4, cr4, {7} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - stc2l 0, cr15, [r4], {131} @ 0x83 │ │ │ │ + ldc2 0, cr15, [lr], #524 @ 0x20c │ │ │ │ strb r4, [ip, r8, lsr #12] │ │ │ │ - stcl 7, cr15, [r0, #-912]! @ 0xfffffc70 │ │ │ │ + ldc 7, cr15, [r2, #912] @ 0x390 │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ ... │ │ │ │ eorseq pc, r9, r4, ror #8 │ │ │ │ - eorseq pc, r9, r6, asr r4 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq pc, r9, r8, asr r4 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, ip, r6, asr r3 @ │ │ │ │ - eorseq sl, r2, r4, lsr r9 │ │ │ │ - andseq pc, ip, r8, asr #6 │ │ │ │ + andseq pc, ip, r0, lsr r2 @ │ │ │ │ + eorseq sl, r2, lr, asr #15 │ │ │ │ + andseq pc, ip, r6, lsr #4 │ │ │ │ + andseq pc, ip, lr, lsl r2 @ │ │ │ │ + andseq pc, ip, r2, lsr #4 │ │ │ │ + andseq pc, ip, ip, lsl r2 @ │ │ │ │ + andseq pc, ip, lr, asr #4 │ │ │ │ + andseq pc, ip, ip, ror r2 @ │ │ │ │ + andseq pc, ip, sl, lsr #5 │ │ │ │ + @ instruction: 0x001cf2dc │ │ │ │ + andseq pc, ip, lr, lsl #6 │ │ │ │ andseq pc, ip, r0, asr #6 │ │ │ │ - andseq pc, ip, r4, asr #6 │ │ │ │ - andseq pc, ip, lr, lsr r3 @ │ │ │ │ - andseq pc, ip, r0, ror r3 @ │ │ │ │ - mulseq ip, lr, r3 │ │ │ │ - andseq pc, ip, ip, asr #7 │ │ │ │ - @ instruction: 0x001cf3fe │ │ │ │ - andseq pc, ip, r0, lsr r4 @ │ │ │ │ + andseq pc, ip, lr, ror #6 │ │ │ │ + andseq pc, ip, r4, ror r3 @ │ │ │ │ + andseq pc, ip, r6, lsr #7 │ │ │ │ + @ instruction: 0x001cf3d8 │ │ │ │ + eorseq sl, r2, sl, lsr r6 │ │ │ │ + andseq pc, ip, r8, ror #7 │ │ │ │ + @ instruction: 0x001cf3de │ │ │ │ + andseq pc, ip, r4, lsl #8 │ │ │ │ + ldrsbteq sl, [r2], -lr │ │ │ │ + @ instruction: 0x001cf3f4 │ │ │ │ + andseq pc, ip, sl, ror #7 │ │ │ │ + andseq pc, ip, ip, lsl #8 │ │ │ │ + eorseq sl, r2, lr, ror r5 │ │ │ │ + andseq pc, ip, r4, lsr #8 │ │ │ │ + andseq pc, ip, sl, lsl r4 @ │ │ │ │ + andseq pc, ip, r4, lsr r4 @ │ │ │ │ + eorseq sl, r2, r6, lsr #10 │ │ │ │ + andseq pc, ip, sl, lsr r4 @ │ │ │ │ + andseq pc, ip, lr, lsr #8 │ │ │ │ + andseq pc, ip, lr, lsr #8 │ │ │ │ + andseq pc, ip, r6, lsr #8 │ │ │ │ + andseq pc, ip, lr, asr #8 │ │ │ │ + andseq pc, ip, sl, lsr r4 @ │ │ │ │ andseq pc, ip, r2, ror #8 │ │ │ │ - mulseq ip, r0, r4 │ │ │ │ - mulseq ip, r6, r4 │ │ │ │ - andseq pc, ip, r8, asr #9 │ │ │ │ - @ instruction: 0x001cf4fa │ │ │ │ - eorseq sl, r2, r0, lsr #15 │ │ │ │ - andseq pc, ip, sl, lsl #10 │ │ │ │ - andseq pc, ip, r0, lsl #10 │ │ │ │ - andseq pc, ip, r6, lsr #10 │ │ │ │ - eorseq sl, r2, r0, asr #14 │ │ │ │ - andseq pc, ip, r2, lsl r5 @ │ │ │ │ - andseq pc, ip, ip, lsl #10 │ │ │ │ - ldrshteq sl, [r2], -lr │ │ │ │ - andseq pc, ip, r0, lsl #10 │ │ │ │ - @ instruction: 0x001cf4f6 │ │ │ │ - andseq pc, ip, r8, lsl r5 @ │ │ │ │ - eorseq sl, r2, r2, lsr #13 │ │ │ │ - andseq pc, ip, r4, lsr r5 @ │ │ │ │ - andseq pc, ip, sl, lsr #10 │ │ │ │ - andseq pc, ip, r4, asr #10 │ │ │ │ - eorseq sl, r2, sl, asr #12 │ │ │ │ - andseq pc, ip, sl, asr #10 │ │ │ │ - andseq pc, ip, lr, lsr r5 @ │ │ │ │ - andseq pc, ip, lr, lsr r5 @ │ │ │ │ - andseq pc, ip, r6, lsr r5 @ │ │ │ │ - andseq pc, ip, lr, asr r5 @ │ │ │ │ - andseq pc, ip, sl, asr #10 │ │ │ │ + andseq pc, ip, r6, lsl #9 │ │ │ │ + andseq pc, ip, r6, lsr #9 │ │ │ │ + andseq pc, ip, sl, asr #9 │ │ │ │ + @ instruction: 0x001cf4ba │ │ │ │ + andseq pc, ip, sl, ror #9 │ │ │ │ + andseq pc, ip, lr, lsl #10 │ │ │ │ + andseq pc, ip, r2, lsr #10 │ │ │ │ + andseq pc, ip, lr, lsl #10 │ │ │ │ + andseq pc, ip, r2, asr #10 │ │ │ │ + andseq pc, ip, lr, ror #10 │ │ │ │ andseq pc, ip, r2, ror r5 @ │ │ │ │ - mulseq ip, r6, r5 │ │ │ │ + andseq pc, ip, r2, ror #10 │ │ │ │ + andseq pc, ip, r2, lsl #11 │ │ │ │ + mulseq ip, lr, r5 │ │ │ │ + andseq pc, ip, lr, lsl #11 │ │ │ │ + andseq pc, ip, r6, lsr #11 │ │ │ │ + mulseq ip, r2, r5 │ │ │ │ + andseq pc, ip, sl, lsl #11 │ │ │ │ @ instruction: 0x001cf5b6 │ │ │ │ - @ instruction: 0x001cf5da │ │ │ │ - andseq pc, ip, sl, asr #11 │ │ │ │ - @ instruction: 0x001cf5fa │ │ │ │ - andseq pc, ip, lr, lsl r6 @ │ │ │ │ - andseq pc, ip, r2, lsr r6 @ │ │ │ │ - andseq pc, ip, lr, lsl r6 @ │ │ │ │ - andseq pc, ip, r2, asr r6 @ │ │ │ │ - andseq pc, ip, lr, ror r6 @ │ │ │ │ - andseq pc, ip, r2, lsl #13 │ │ │ │ - andseq pc, ip, r2, ror r6 @ │ │ │ │ - mulseq ip, r2, r6 │ │ │ │ - andseq pc, ip, lr, lsr #13 │ │ │ │ + andseq pc, ip, r6, ror #11 │ │ │ │ + andseq pc, ip, r2, lsl r6 @ │ │ │ │ + andseq pc, ip, r2, asr #12 │ │ │ │ + andseq pc, ip, lr, ror #12 │ │ │ │ + @ instruction: 0x001cedfe │ │ │ │ + andseq lr, ip, sl, lsr #28 │ │ │ │ + andseq lr, ip, r6, asr lr │ │ │ │ + andseq lr, ip, ip, asr fp │ │ │ │ + andseq lr, ip, r8, asr fp │ │ │ │ + andseq lr, ip, ip, lsl #23 │ │ │ │ + @ instruction: 0x001cebbc │ │ │ │ + andseq lr, ip, ip, ror #23 │ │ │ │ + andseq lr, ip, r0, lsr #24 │ │ │ │ + andseq lr, ip, r4, asr ip │ │ │ │ + andseq lr, ip, r8, lsl #25 │ │ │ │ + @ instruction: 0x001cecb8 │ │ │ │ + andseq pc, ip, ip, lsr r5 @ │ │ │ │ + andseq pc, ip, r4, ror r5 @ │ │ │ │ + andseq pc, ip, ip, lsr #11 │ │ │ │ + andseq pc, ip, r4, ror #11 │ │ │ │ + andseq pc, ip, ip, lsl r6 @ │ │ │ │ + andseq pc, ip, ip, lsl r6 @ │ │ │ │ + andseq pc, ip, r4, asr r6 @ │ │ │ │ + andseq pc, ip, r4, lsl #13 │ │ │ │ mulseq ip, lr, r6 │ │ │ │ - @ instruction: 0x001cf6b6 │ │ │ │ - andseq pc, ip, r2, lsr #13 │ │ │ │ - mulseq ip, sl, r6 │ │ │ │ - andseq pc, ip, r6, asr #13 │ │ │ │ - @ instruction: 0x001cf6f6 │ │ │ │ - andseq pc, ip, r2, lsr #14 │ │ │ │ - andseq pc, ip, r2, asr r7 @ │ │ │ │ - andseq pc, ip, lr, ror r7 @ │ │ │ │ - @ instruction: 0x001ceede │ │ │ │ - andseq lr, ip, sl, lsl #30 │ │ │ │ - andseq lr, ip, r6, lsr pc │ │ │ │ - andseq lr, ip, sl, lsr ip │ │ │ │ - andseq lr, ip, r4, lsr ip │ │ │ │ - andseq lr, ip, r8, ror #24 │ │ │ │ - mulseq ip, r8, ip │ │ │ │ - andseq lr, ip, r8, asr #25 │ │ │ │ - @ instruction: 0x001cecfc │ │ │ │ - andseq lr, ip, r0, lsr sp │ │ │ │ - andseq lr, ip, r4, ror #26 │ │ │ │ - mulseq ip, r4, sp │ │ │ │ - andseq pc, ip, r8, asr #12 │ │ │ │ - andseq pc, ip, r0, lsl #13 │ │ │ │ - @ instruction: 0x001cf6b8 │ │ │ │ - @ instruction: 0x001cf6f0 │ │ │ │ - andseq pc, ip, r8, lsr #14 │ │ │ │ - andseq pc, ip, r8, lsr #14 │ │ │ │ - andseq pc, ip, r0, ror #14 │ │ │ │ - mulseq ip, r0, r7 │ │ │ │ - andseq pc, ip, ip, lsr #15 │ │ │ │ - @ instruction: 0x001cf7ba │ │ │ │ + andseq pc, ip, ip, lsr #13 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r1, r0, r5, lsr sp │ │ │ │ - andseq pc, ip, r2, lsl sp @ │ │ │ │ - andseq sp, sp, r8, ror #16 │ │ │ │ - eorseq lr, r9, lr, ror #19 │ │ │ │ - mulseq ip, lr, ip │ │ │ │ - @ instruction: 0x001dd7f4 │ │ │ │ - mulseq ip, sl, r8 │ │ │ │ + andeq r1, r0, r9, lsl #26 │ │ │ │ + andseq pc, ip, r8, lsl ip @ │ │ │ │ + andseq sp, sp, lr, ror #14 │ │ │ │ + eorseq lr, r9, r2, asr sl │ │ │ │ + andseq pc, ip, r6, lsr #23 │ │ │ │ + @ instruction: 0x001dd6fc │ │ │ │ + @ instruction: 0x001cb7d6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - ldmibmi fp, {r0, r2, r3, r9, sl, lr} │ │ │ │ - umlallt r4, sp, fp, fp │ │ │ │ + ldmibmi ip, {r0, r2, r3, r9, sl, lr} │ │ │ │ + umlallt r4, sp, ip, fp │ │ │ │ @ instruction: 0xf0054479 │ │ │ │ stmiapl fp, {r0, sl}^ │ │ │ │ @ instruction: 0x932b681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movweq pc, #8213 @ 0x2015 @ │ │ │ │ cmnle sp, r4, lsl #4 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf50080d7 │ │ │ │ @ instruction: 0xf8965640 │ │ │ │ @ instruction: 0x0712211a │ │ │ │ sbcshi pc, r5, r0, asr #2 │ │ │ │ @ instruction: 0xf04f46a1 │ │ │ │ strcs r0, [r5], #-2564 @ 0xfffff5fc │ │ │ │ - bleq 17c210 <__read_chk@plt+0x116e3c> │ │ │ │ + bleq 17c1a4 <__read_chk@plt+0x116dd0> │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bge 209ea8 <__read_chk@plt+0x1a4ad4> │ │ │ │ - ldc 1, cr0, [pc, #108] @ 8014c <__read_chk@plt+0x1ad78> │ │ │ │ - bl 11eef0 <__read_chk@plt+0xb9b1c> │ │ │ │ + bge 209e3c <__read_chk@plt+0x1a4a68> │ │ │ │ + ldc 1, cr0, [pc, #108] @ 800e0 <__read_chk@plt+0x1ad0c> │ │ │ │ + bl 11ee88 <__read_chk@plt+0xb9ab4> │ │ │ │ movscc r0, #768 @ 0x300 │ │ │ │ - stmmi r8, {r0, r1, r3, r5, r6, sl, lr} │ │ │ │ - ldrbtmi r4, [r8], #-2440 @ 0xfffff678 │ │ │ │ - blvc bb724 <__read_chk@plt+0x56350> │ │ │ │ + stmmi r9, {r0, r1, r3, r5, r6, sl, lr} │ │ │ │ + ldrbtmi r4, [r8], #-2441 @ 0xfffff677 │ │ │ │ + blvc bb6b8 <__read_chk@plt+0x562e4> │ │ │ │ stmdb r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8960124 │ │ │ │ smmlsreq r8, r8, r0, r3 │ │ │ │ rschi pc, r5, r0, asr #32 │ │ │ │ - bl 3c8e70 <__read_chk@plt+0x363a9c> │ │ │ │ - b 1446530 <__read_chk@plt+0x13e115c> │ │ │ │ - bl 3c6130 <__read_chk@plt+0x360d5c> │ │ │ │ - ldc 12, cr0, [pc, #32] @ 80134 <__read_chk@plt+0x1ad60> │ │ │ │ - ldrmi r7, [r0], #2936 @ 0xb78 │ │ │ │ - @ instruction: 0xf8c9497e │ │ │ │ - b 144c190 <__read_chk@plt+0x13e6dbc> │ │ │ │ - blmi 1fc6d50 <__read_chk@plt+0x1f6197c> │ │ │ │ - bl 3d130c <__read_chk@plt+0x36bf38> │ │ │ │ + bl 3c8e04 <__read_chk@plt+0x363a30> │ │ │ │ + b 14464c4 <__read_chk@plt+0x13e10f0> │ │ │ │ + bl 3c60c4 <__read_chk@plt+0x360cf0> │ │ │ │ + ldc 12, cr0, [pc, #32] @ 800c8 <__read_chk@plt+0x1acf4> │ │ │ │ + ldrmi r7, [r0], #2937 @ 0xb79 │ │ │ │ + @ instruction: 0xf8c9497f │ │ │ │ + b 144c124 <__read_chk@plt+0x13e6d50> │ │ │ │ + blmi 2006ce4 <__read_chk@plt+0x1fa1910> │ │ │ │ + bl 3d12a0 <__read_chk@plt+0x36becc> │ │ │ │ ldrmi r0, [r3], #11 │ │ │ │ @ instruction: 0xf8c9447b │ │ │ │ - blmi 1f0c1b4 <__read_chk@plt+0x1ea6de0> │ │ │ │ - bne 33aa74 <__read_chk@plt+0x2d56a0> │ │ │ │ + blmi 1f4c148 <__read_chk@plt+0x1ee6d74> │ │ │ │ + bne 33aa08 <__read_chk@plt+0x2d5634> │ │ │ │ vmlaeq.f64 d14, d10, d13 │ │ │ │ ldrbtmi r4, [fp], #-1170 @ 0xfffffb6e │ │ │ │ eorcc pc, r4, r9, asr #17 │ │ │ │ - ldrbtmi r4, [fp], #-2934 @ 0xfffff48a │ │ │ │ + ldrbtmi r4, [fp], #-2935 @ 0xfffff489 │ │ │ │ cmncs r9, #335544320 @ 0x14000000 │ │ │ │ andscc pc, r8, r9, asr #17 │ │ │ │ - blvc bb774 <__read_chk@plt+0x563a0> │ │ │ │ + blvc bb708 <__read_chk@plt+0x56334> │ │ │ │ stmdbeq pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ eorne pc, r0, ip, asr #17 │ │ │ │ stmdaeq pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - blls 1d2724 <__read_chk@plt+0x16d350> │ │ │ │ + blls 1d26bc <__read_chk@plt+0x16d2e8> │ │ │ │ @ instruction: 0xf8cc4479 │ │ │ │ - stmdbmi pc!, {r2, r5, ip}^ @ │ │ │ │ + ldmdbmi r0!, {r2, r5, ip}^ │ │ │ │ stmdbhi r0, {r0, r1, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andvs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ - ldrbtmi r4, [r9], #-2413 @ 0xfffff693 │ │ │ │ + ldrbtmi r4, [r9], #-2414 @ 0xfffff692 │ │ │ │ cmncs r3, r1, asr #4 │ │ │ │ stmib sl, {r0, r1, r5, r6, sp}^ │ │ │ │ - stmdbmi fp!, {r8}^ │ │ │ │ + stmdbmi ip!, {r8}^ │ │ │ │ eorcc pc, r4, lr, asr #17 │ │ │ │ @ instruction: 0xf8ce4479 │ │ │ │ ands r1, r0, r0, lsr #32 │ │ │ │ - rsbcs r4, r1, #104, 22 @ 0x1a000 │ │ │ │ + rsbcs r4, r1, #107520 @ 0x1a400 │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ - ldrbtmi r4, [fp], #-2919 @ 0xfffff499 │ │ │ │ + ldrbtmi r4, [fp], #-2920 @ 0xfffff498 │ │ │ │ cmncs r1, #603979776 @ 0x24000000 │ │ │ │ movwcs lr, #27085 @ 0x69cd │ │ │ │ cmple sp, r0, lsl #24 │ │ │ │ strcs r2, [r1], #-1889 @ 0xfffff89f │ │ │ │ strbpl pc, [r0], -r0, lsl #10 @ │ │ │ │ strbeq sl, [r9, -r6, lsl #20]! │ │ │ │ @ instruction: 0x0123d512 │ │ │ │ - @ instruction: 0xf1034860 │ │ │ │ + @ instruction: 0xf1034861 │ │ │ │ ldrmi r0, [r3], #-432 @ 0xfffffe50 │ │ │ │ @ instruction: 0x0c01eb0d │ │ │ │ - strcc r4, [r1], #-2398 @ 0xfffff6a2 │ │ │ │ + strcc r4, [r1], #-2399 @ 0xfffff6a1 │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ stmdaeq r5!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ stmdbeq r5!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ stmdbhi r0, {r0, r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x0124e94c │ │ │ │ ldrle r0, [r2, #-1835] @ 0xfffff8d5 │ │ │ │ - ldmdami r8, {r0, r1, r5, r8}^ │ │ │ │ + ldmdami r9, {r0, r1, r5, r8}^ │ │ │ │ lslseq pc, r3, #2 @ │ │ │ │ - bl 3d1238 <__read_chk@plt+0x36be64> │ │ │ │ - ldmdbmi r6, {r0, r8, sl}^ │ │ │ │ + bl 3d11cc <__read_chk@plt+0x36bdf8> │ │ │ │ + ldmdbmi r7, {r0, r8, sl}^ │ │ │ │ ldrbtmi r3, [r8], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf04f086e │ │ │ │ stmib r3, {r1, r2, r3, r5, r6, r8, fp}^ │ │ │ │ stmdb r5, {r8, fp, pc}^ │ │ │ │ @ instruction: 0xf8d60124 │ │ │ │ - bl 3c4c0c <__read_chk@plt+0x35f838> │ │ │ │ + bl 3c4ba0 <__read_chk@plt+0x35f7cc> │ │ │ │ ldrtmi r1, [fp], -r4, lsl #8 │ │ │ │ strcs r9, [r0, #-2052] @ 0xfffff7fc │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ @ instruction: 0x61a668c9 │ │ │ │ submi r2, r9, #120, 8 @ 0x78000000 │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf05f9400 │ │ │ │ - bmi 12bea10 <__read_chk@plt+0x125963c> │ │ │ │ - ldrbtmi r4, [sl], #-2870 @ 0xfffff4ca │ │ │ │ + bmi 12fe99c <__read_chk@plt+0x12995c8> │ │ │ │ + ldrbtmi r4, [sl], #-2871 @ 0xfffff4c9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, sp, r4, asr r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbpl pc, [r0], -r0, lsl #10 @ │ │ │ │ @ instruction: 0x311af896 │ │ │ │ @@ -27550,85 +27523,86 @@ │ │ │ │ @ instruction: 0xf04f2207 │ │ │ │ @ instruction: 0xf04f0a06 │ │ │ │ @ instruction: 0xf04f0b05 │ │ │ │ @ instruction: 0xf04f0804 │ │ │ │ movwcs r0, #10499 @ 0x2903 │ │ │ │ ands r2, r1, r1, ror #14 │ │ │ │ @ instruction: 0xf5004627 │ │ │ │ - bge 215b70 <__read_chk@plt+0x1b079c> │ │ │ │ + bge 215b04 <__read_chk@plt+0x1b0730> │ │ │ │ @ instruction: 0x4622e79f │ │ │ │ - beq 1fc3b4 <__read_chk@plt+0x196fe0> │ │ │ │ + beq 1fc348 <__read_chk@plt+0x196f74> │ │ │ │ @ instruction: 0xf04f461c │ │ │ │ ldrmi r0, [r3], -r4, lsl #22 │ │ │ │ stmdaeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f2206 │ │ │ │ ldrbcs r0, [r2, -r2, lsl #18]! │ │ │ │ ldrmi r0, [r4], -r1, lsr #2 │ │ │ │ adcseq pc, r0, r1, lsl #2 │ │ │ │ - bl 3eaab0 <__read_chk@plt+0x3856dc> │ │ │ │ + bl 3eaa44 <__read_chk@plt+0x385670> │ │ │ │ ldrmi r0, [r1], #-3584 @ 0xfffff200 │ │ │ │ - blvc 67b91c <__read_chk@plt+0x616548> │ │ │ │ - ldrdgt pc, [ip], pc @ │ │ │ │ - ldrbtmi r4, [ip], #2091 @ 0x82b │ │ │ │ - blvc bb8b0 <__read_chk@plt+0x564dc> │ │ │ │ + blvc 6bb8b0 <__read_chk@plt+0x6564dc> │ │ │ │ + ldrsbtgt pc, [r0], pc @ │ │ │ │ + ldrbtmi r4, [ip], #2092 @ 0x82c │ │ │ │ + blvc bb844 <__read_chk@plt+0x56470> │ │ │ │ stmdb lr, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldr ip, [r3, -r4, lsr #32] │ │ │ │ @ instruction: 0xf04f4623 │ │ │ │ strcs r0, [r6], #-2565 @ 0xfffff5fb │ │ │ │ - bleq 1bc3fc <__read_chk@plt+0x157028> │ │ │ │ + bleq 1bc390 <__read_chk@plt+0x156fbc> │ │ │ │ stmdaeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bge 20a050 <__read_chk@plt+0x1a4c7c> │ │ │ │ + bge 209fe4 <__read_chk@plt+0x1a4c10> │ │ │ │ andls lr, r5, #1572864 @ 0x180000 │ │ │ │ - ldc2 0, cr15, [r8, #716] @ 0x2cc │ │ │ │ + ldc2 0, cr15, [r6, #716] @ 0x2cc │ │ │ │ stmdacs r0, {r0, r2, r9, fp, ip, pc} │ │ │ │ svcge 0x0014f43f │ │ │ │ @ instruction: 0xf04f2f61 │ │ │ │ svclt 0x00180369 │ │ │ │ str r2, [lr, -r9, ror #14] │ │ │ │ - bl 1abe27c <__read_chk@plt+0x1a58ea8> │ │ │ │ + bl fe83e210 <__read_chk@plt+0xfe7d8e3c> │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ - eorseq lr, r9, r8, ror #15 │ │ │ │ + eorseq lr, r9, r4, asr r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r2, sl, asr #30 │ │ │ │ - mulseq ip, ip, r4 │ │ │ │ - andseq r7, lr, r0, ror #6 │ │ │ │ - eorseq r1, r2, r0, ror r0 │ │ │ │ - andseq pc, ip, lr, asr r4 @ │ │ │ │ - andseq pc, ip, r2, ror r4 @ │ │ │ │ - andseq pc, ip, r4, asr #8 │ │ │ │ - andseq r6, pc, r0, asr #25 │ │ │ │ - andseq pc, ip, sl, lsr r4 @ │ │ │ │ - eorseq r5, r2, r0, ror #13 │ │ │ │ - andseq sl, sp, ip, lsl #1 │ │ │ │ - andseq pc, ip, r2, ror #7 │ │ │ │ - eorseq r7, r2, r4, lsr r1 │ │ │ │ - eoreq sp, ip, sl, lsr lr │ │ │ │ - andseq r5, sp, sl, asr ip │ │ │ │ - andseq pc, ip, ip, asr #7 │ │ │ │ - eorseq lr, r9, r6, asr r6 │ │ │ │ - andseq r6, pc, r6, ror fp @ │ │ │ │ - @ instruction: 0x001cf2dc │ │ │ │ + eorseq r6, r2, sl, asr #28 │ │ │ │ + @ instruction: 0x001cf3b0 │ │ │ │ + andseq r7, lr, r0, ror r2 │ │ │ │ + eorseq r0, r2, r0, lsl #31 │ │ │ │ + andseq pc, ip, r2, ror r3 @ │ │ │ │ + andseq pc, ip, r6, lsl #7 │ │ │ │ + andseq pc, ip, r8, asr r3 @ │ │ │ │ + @ instruction: 0x001f6bd0 │ │ │ │ + andseq pc, ip, lr, asr #6 │ │ │ │ + eorseq r5, r2, r0, ror #11 │ │ │ │ + mulseq sp, ip, pc @ │ │ │ │ + @ instruction: 0x001cf2f6 │ │ │ │ + eorseq r7, r2, r4, lsr r0 │ │ │ │ + eoreq sp, ip, sl, asr #26 │ │ │ │ + andseq r5, sp, sl, ror #22 │ │ │ │ + andseq pc, ip, r0, ror #5 │ │ │ │ + eorseq lr, r9, r2, asr #13 │ │ │ │ + andseq r6, pc, r6, lsl #21 │ │ │ │ + @ instruction: 0x001cf1f0 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ - ldrbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ - ldrbcs pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ + strbcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi fp, [r9], #-131 @ 0xffffff7d │ │ │ │ strpl pc, [r1], sp, lsl #10 │ │ │ │ stcge 6, cr3, [sl, #-16] │ │ │ │ - strbmi pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ + ldrtmi pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ stmpl sl, {r8, r9, sp} │ │ │ │ ldmdavs r2, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f6032 │ │ │ │ @ instruction: 0xf4100200 │ │ │ │ svclt 0x001c7680 │ │ │ │ addvc pc, r0, r0, lsr #8 │ │ │ │ stmdacc r1!, {r0, r9, sl, sp}^ │ │ │ │ @@ -27638,389 +27612,386 @@ │ │ │ │ eoreq r0, r9, ip, lsr r0 │ │ │ │ subseq r0, r7, r0, asr r0 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ rsbeq r0, r5, lr, asr r0 │ │ │ │ rsbseq r0, r3, ip, rrx │ │ │ │ - addeq r0, r5, r9, lsr #32 │ │ │ │ - addeq r0, ip, r9, lsr #32 │ │ │ │ - eoreq r0, r9, r4, asr #1 │ │ │ │ - eoreq r0, r9, fp, lsr r1 │ │ │ │ + addeq r0, r3, r9, lsr #32 │ │ │ │ + addeq r0, sl, r9, lsr #32 │ │ │ │ + eoreq r0, r9, r2, asr #1 │ │ │ │ + eoreq r0, r9, r9, lsr r1 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ andseq r0, sl, r9, lsr #32 │ │ │ │ - @ instruction: 0x46314bfb │ │ │ │ + @ instruction: 0x46314bf8 │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xf986f7f6 │ │ │ │ + @ instruction: 0xf9baf7f6 │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ - bmi ffdc87d4 <__read_chk@plt+0xffd63400> │ │ │ │ + bmi ffd0876c <__read_chk@plt+0xffca3398> │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ - strdcc r4, [r4, -r0] │ │ │ │ + smlattcc r4, sp, fp, r4 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ - @ instruction: 0xf50d81d3 │ │ │ │ + @ instruction: 0xf50d81cc │ │ │ │ andlt r5, r3, r1, lsl #27 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ - ldrtmi r4, [r1], -sl, ror #23 │ │ │ │ + ldrtmi r4, [r1], -r7, ror #23 │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp2 7, 14, cr15, cr8, cr15, {7} │ │ │ │ - stmibmi r9!, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ + @ instruction: 0xff1cf7ef │ │ │ │ + stmibmi r6!, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf5032004 │ │ │ │ ldrbtmi r5, [r9], #-832 @ 0xfffffcc0 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ @ instruction: 0xf0426008 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe7d820f4 │ │ │ │ - ldrtmi r4, [r1], -r0, ror #23 │ │ │ │ + @ instruction: 0x46314bdd │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xffaaf080 │ │ │ │ - blmi ff7fa380 <__read_chk@plt+0xff794fac> │ │ │ │ + @ instruction: 0xffa6f080 │ │ │ │ + blmi ff73a318 <__read_chk@plt+0xff6d4f44> │ │ │ │ stmiapl r4!, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0336820 │ │ │ │ - bfc pc, (invalid: 19:1) @ │ │ │ │ - @ instruction: 0x46314bd9 │ │ │ │ + bfi pc, fp, (invalid: 19:1) @ │ │ │ │ + @ instruction: 0x46314bd6 │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - @ instruction: 0xf98cf006 │ │ │ │ - blmi ff63a364 <__read_chk@plt+0xff5d4f90> │ │ │ │ + @ instruction: 0xf988f006 │ │ │ │ + blmi ff57a2fc <__read_chk@plt+0xff514f28> │ │ │ │ stmiapl r4!, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0186820 │ │ │ │ - sbfx pc, pc, #17, #20 │ │ │ │ - @ instruction: 0x46314bd2 │ │ │ │ + sbfx pc, fp, #17, #20 │ │ │ │ + ldrtmi r4, [r1], -pc, asr #23 │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx 13c6d6 <__read_chk@plt+0xd7302> │ │ │ │ - blmi ff47a348 <__read_chk@plt+0xff414f74> │ │ │ │ - stmdavs r3!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - movtpl pc, #1283 @ 0x503 @ │ │ │ │ - smlalscc pc, r6, r3, r8 @ │ │ │ │ - @ instruction: 0xf140079b │ │ │ │ - blmi ff3e07c0 <__read_chk@plt+0xff37b3ec> │ │ │ │ - tstcs r3, r5, lsl #4 │ │ │ │ - ldrbtmi r2, [fp], #-4 │ │ │ │ - @ instruction: 0xf9e2f083 │ │ │ │ - blmi ff23a348 <__read_chk@plt+0xff1d4f74> │ │ │ │ + blx 3c66c │ │ │ │ + stmibmi pc, {r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ @ │ │ │ │ + andcs r2, r0, r5, lsl #4 │ │ │ │ + @ instruction: 0xf7e44479 │ │ │ │ + andcs lr, r5, #59392 @ 0xe800 │ │ │ │ + tstcs r0, r3, lsl #12 │ │ │ │ + @ instruction: 0xf0832004 │ │ │ │ + rsbscs pc, r8, r3, ror #19 │ │ │ │ + @ instruction: 0xf9b8f084 │ │ │ │ + blmi ff1ba2e4 <__read_chk@plt+0xff154f10> │ │ │ │ stmiapl r4!, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf05c6820 │ │ │ │ - ldr pc, [r3, r5, ror #29] │ │ │ │ - andcs r4, r5, #198656 @ 0x30800 │ │ │ │ - andcs r4, r0, r5, asr #19 │ │ │ │ + ldr pc, [r5, r3, ror #29] │ │ │ │ + andcs r4, r5, #192, 22 @ 0x30000 │ │ │ │ + andcs r4, r0, r3, asr #19 │ │ │ │ stmiapl r7!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7e4683c │ │ │ │ - smlattcs r9, sl, sl, lr │ │ │ │ + tstcs r9, r0, lsr #22 │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ ldc2l 7, cr15, [r0, #1020] @ 0x3fc │ │ │ │ cmppeq sl, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ ldmdbcs r9, {r1, r9, sl, lr} │ │ │ │ - sbchi pc, sl, r0, lsl #4 │ │ │ │ + sbchi pc, r8, r0, lsl #4 │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ vmov.i32 d20, #2 @ 0x00000002 │ │ │ │ addmi r3, fp, r0, lsr #32 │ │ │ │ @ instruction: 0xf0404018 │ │ │ │ - ldmdbcs r4, {r1, r2, r4, r5, r7, pc} │ │ │ │ - sbchi pc, r2, r0 │ │ │ │ - @ instruction: 0xf14007da │ │ │ │ - ldmibmi r6!, {r0, r1, r3, r4, r5, r7, pc} │ │ │ │ + ldmdbcs r4, {r0, r4, r5, r7, pc} │ │ │ │ + adcshi pc, r9, r0 │ │ │ │ + @ instruction: 0xf14007db │ │ │ │ + ldmibmi r4!, {r0, r3, r4, r5, r7, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b ff33e4a8 <__read_chk@plt+0xff2d90d4> │ │ │ │ + bl be43c <__read_chk@plt+0x59068> │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - @ instruction: 0xf9acf083 │ │ │ │ + @ instruction: 0xf9aaf083 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ - @ instruction: 0xe76420f4 │ │ │ │ - stmiapl r7!, {r1, r2, r5, r7, r8, r9, fp, lr}^ │ │ │ │ + @ instruction: 0xe76620f4 │ │ │ │ + stmiapl r7!, {r2, r5, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ stmdbcs r0, {r3, r4, r5, r6, r9, ip} │ │ │ │ - sbchi pc, sp, r0 │ │ │ │ + sbchi pc, r8, r0 │ │ │ │ smlalscs pc, r6, r3, r8 @ │ │ │ │ @ instruction: 0xf8452100 │ │ │ │ @ instruction: 0xf0021c10 │ │ │ │ cdpcs 2, 0, cr0, cr0, cr2, {0} │ │ │ │ - @ instruction: 0xf8d3d06d │ │ │ │ - bcs 99078 <__read_chk@plt+0x33ca4> │ │ │ │ - adchi pc, r6, r0, asr #32 │ │ │ │ - rsble r2, r7, r0, lsl #28 │ │ │ │ + @ instruction: 0xf8d3d068 │ │ │ │ + bcs 9900c <__read_chk@plt+0x33c38> │ │ │ │ + adchi pc, r1, r0, asr #32 │ │ │ │ + rsble r2, r2, r0, lsl #28 │ │ │ │ tstle r5, r1, lsl #28 │ │ │ │ adcscs pc, ip, #13828096 @ 0xd30000 │ │ │ │ - bfieq r7, r2, (invalid: 28:17) │ │ │ │ - adchi pc, lr, r0, lsl #2 │ │ │ │ + bfieq r7, r2, (invalid: 28:18) │ │ │ │ + adchi pc, r9, r0, lsl #2 │ │ │ │ ldccs 8, cr15, [r4], {85} @ 0x55 │ │ │ │ - cmnle r3, r0, lsl #20 │ │ │ │ + cmple lr, r0, lsl #20 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ addcs pc, r4, #13828096 @ 0xd30000 │ │ │ │ stmdavc r1!, {r0, r1, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb1222001 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - stc 7, cr15, [lr], {228} @ 0xe4 │ │ │ │ + stcl 7, cr15, [r4], {228} @ 0xe4 │ │ │ │ @ instruction: 0xf1693001 │ │ │ │ - @ instruction: 0xf04ffcc1 │ │ │ │ + @ instruction: 0xf04ffc67 │ │ │ │ @ instruction: 0xf8450900 │ │ │ │ @ instruction: 0xf8800c0c │ │ │ │ @ instruction: 0xf8d89000 │ │ │ │ @ instruction: 0xf8550000 │ │ │ │ @ instruction: 0xf14c1c0c │ │ │ │ - stmibmi fp, {r0, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibmi r9, {r0, r1, r2, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8554479 │ │ │ │ @ instruction: 0xf7e48c0c │ │ │ │ - blmi fe2baf90 <__read_chk@plt+0xfe255bbc> │ │ │ │ + blmi fe23affc <__read_chk@plt+0xfe1d5c28> │ │ │ │ @ instruction: 0xf1a54602 │ │ │ │ @ instruction: 0x46400110 │ │ │ │ stmdaeq ip, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ - blx 18bc774 <__read_chk@plt+0x18573a0> │ │ │ │ + blx 183c708 <__read_chk@plt+0x17d7334> │ │ │ │ ldceq 8, cr15, [r4], {69} @ 0x45 │ │ │ │ @ instruction: 0xf1694640 │ │ │ │ - ldmdb r5, {r0, r2, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r5, {r0, r1, r3, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldmiblt r4, {r0, r2, lr} │ │ │ │ - blx fbcb2a <__read_chk@plt+0xf57756> │ │ │ │ + blx f3cabe <__read_chk@plt+0xed76ea> │ │ │ │ strmi r4, [r1], -r3, lsr #12 │ │ │ │ strtmi r9, [r2], -r0, lsl #12 │ │ │ │ stceq 8, cr15, [ip], {69} @ 0x45 │ │ │ │ @ instruction: 0xf0ce200e │ │ │ │ - @ instruction: 0xf855fd15 │ │ │ │ + @ instruction: 0xf855fd13 │ │ │ │ tstlt r3, ip, lsl #24 │ │ │ │ @ instruction: 0xf1694640 │ │ │ │ - @ instruction: 0xf855fb11 │ │ │ │ - biclt r0, r8, r0, lsl ip │ │ │ │ + @ instruction: 0xf855fab7 │ │ │ │ + lsllt r0, r0, ip │ │ │ │ andseq pc, r0, r5, lsr #3 │ │ │ │ - blx 33cbca <__read_chk@plt+0x2d77f6> │ │ │ │ - blmi 1b78678 <__read_chk@plt+0x1b132a4> │ │ │ │ + blx fecbcb5c <__read_chk@plt+0xfec57788> │ │ │ │ + blmi 1af85f8 <__read_chk@plt+0x1a93224> │ │ │ │ stmiapl r4!, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0926820 │ │ │ │ - ldrb pc, [sp], r9, asr #31 @ │ │ │ │ - blx bbcbc0 <__read_chk@plt+0xb577ec> │ │ │ │ - @ instruction: 0xffb2f167 │ │ │ │ - bllt 113a1a0 <__read_chk@plt+0x10d4dcc> │ │ │ │ - adcscs pc, r8, #13828096 @ 0xd30000 │ │ │ │ - bfieq r7, r2, (invalid: 28:16) │ │ │ │ - @ instruction: 0xf855d447 │ │ │ │ - cmplt sl, #20, 24 @ 0x1400 │ │ │ │ - ldccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ - @ instruction: 0xf43f2b00 │ │ │ │ - andcs sl, r4, #404 @ 0x194 │ │ │ │ - ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - @ instruction: 0xf90cf083 │ │ │ │ - andseq pc, r4, r5, lsr #3 │ │ │ │ - blx ffa3cc10 <__read_chk@plt+0xff9d783c> │ │ │ │ - stmdbmi r1!, {r1, r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - msreq SPSR_xc, #-2147483608 @ 0x80000028 │ │ │ │ - @ instruction: 0x46326838 │ │ │ │ - @ instruction: 0xf8514479 │ │ │ │ - @ instruction: 0xf0731023 │ │ │ │ - @ instruction: 0xe74ffcfd │ │ │ │ + ldrb pc, [pc], r7, asr #31 @ │ │ │ │ + @ instruction: 0xf8d3bb42 │ │ │ │ + mrcvc 2, 0, r2, cr2, cr8, {5} │ │ │ │ + strble r0, [r7], #-2001 @ 0xfffff82f │ │ │ │ + ldccs 8, cr15, [r4], {85} @ 0x55 │ │ │ │ + @ instruction: 0xf855b35a │ │ │ │ + blcs 8f630 <__read_chk@plt+0x2a25c> │ │ │ │ + svcge 0x006af43f │ │ │ │ + tstcs r3, r4, lsl #4 │ │ │ │ + @ instruction: 0xf0834610 │ │ │ │ + @ instruction: 0xf1a5f90f │ │ │ │ + @ instruction: 0xf1690014 │ │ │ │ + @ instruction: 0xe75ffa91 │ │ │ │ + @ instruction: 0xf1a24961 │ │ │ │ + ldmdavs r8!, {r0, r1, r5, r6, r8, r9} │ │ │ │ + ldrbtmi r4, [r9], #-1586 @ 0xfffff9ce │ │ │ │ + eorne pc, r3, r1, asr r8 @ │ │ │ │ + stc2 0, cr15, [r0, #-460] @ 0xfffffe34 │ │ │ │ + @ instruction: 0xf12ae754 │ │ │ │ + smmlsr r1, r1, sl, pc @ │ │ │ │ @ instruction: 0xf0ff2000 │ │ │ │ - smlald pc, fp, r1, sl @ │ │ │ │ - blx ffb3cb38 <__read_chk@plt+0xffad7764> │ │ │ │ - ldmdami r9, {r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + smlald pc, sp, r1, sl @ │ │ │ │ + ldrbtmi r4, [r8], #-2137 @ 0xfffff7a7 │ │ │ │ + stc2l 1, cr15, [r0, #520] @ 0x208 │ │ │ │ + ldceq 8, cr15, [r4], {69} @ 0x45 │ │ │ │ + @ instruction: 0xd1be2800 │ │ │ │ + @ instruction: 0xf503683b │ │ │ │ + @ instruction: 0xf8d35340 │ │ │ │ + @ instruction: 0xf8d335d4 │ │ │ │ + @ instruction: 0xf503227c │ │ │ │ + @ instruction: 0x2600781f │ │ │ │ + ldmdami r1, {r1, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1824478 │ │ │ │ - @ instruction: 0xf845fe15 │ │ │ │ + @ instruction: 0xf845fdad │ │ │ │ stmdacs r0, {r2, r4, sl, fp} │ │ │ │ - ldmdavs fp!, {r0, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r1, r3, r5, r7, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - rsbscs pc, ip, #13828096 @ 0xd30000 │ │ │ │ - ldmdavc pc, {r0, r1, r8, sl, ip, sp, lr, pc} @ │ │ │ │ - strb r2, [sp, -r0, lsl #12]! │ │ │ │ - ldrbtmi r4, [r8], #-2128 @ 0xfffff7b0 │ │ │ │ - cdp2 1, 0, cr15, cr2, cr2, {4} │ │ │ │ - ldceq 8, cr15, [r4], {69} @ 0x45 │ │ │ │ - @ instruction: 0xd1a62800 │ │ │ │ + @ instruction: 0xf47f2e00 │ │ │ │ + ubfx sl, pc, #30, #9 │ │ │ │ + stmdbmi r9, {r9, sl, sp}^ │ │ │ │ + andcs r2, r0, r5, lsl #4 │ │ │ │ + @ instruction: 0xf7e44479 │ │ │ │ + @ instruction: 0xe7e8ea1e │ │ │ │ + stmdaeq r8, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ + adceq pc, r4, #13762560 @ 0xd20000 │ │ │ │ + vst1.16 {d20-d22}, [pc], r1 │ │ │ │ + @ instruction: 0xf1335280 │ │ │ │ + ldmdavs fp!, {r0, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + movtpl pc, #1283 @ 0x503 @ │ │ │ │ + @ instruction: 0xf43f2800 │ │ │ │ + @ instruction: 0xf8d3af29 │ │ │ │ + @ instruction: 0xf8d335d4 │ │ │ │ + ldmdavc r3, {r2, r5, r7, r9, sp} │ │ │ │ + tstle r4, fp, ror fp │ │ │ │ + blcs 1fde7f0 <__read_chk@plt+0x1f7941c> │ │ │ │ + blcs b0308 <__read_chk@plt+0x4af34> │ │ │ │ + tstcs r4, r0, lsr r1 │ │ │ │ + @ instruction: 0xf15d4640 │ │ │ │ + stmiblt r0!, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - mcrcs 5, 0, r3, cr0, cr4, {6} │ │ │ │ - svcge 0x005af47f │ │ │ │ - strcs lr, [r0], -r8, ror #15 │ │ │ │ - andcs r4, r5, #72, 18 @ 0x120000 │ │ │ │ - ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r2!, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf1a5e7e8 │ │ │ │ - @ instruction: 0xf8d20808 │ │ │ │ - strbmi r0, [r1], -r4, lsr #5 │ │ │ │ - addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - @ instruction: 0xf972f133 │ │ │ │ - @ instruction: 0xf503683b │ │ │ │ - stmdacs r0, {r6, r8, r9, ip, lr} │ │ │ │ - svcge 0x0024f43f │ │ │ │ - ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blcs 1f5e760 <__read_chk@plt+0x1ef938c> │ │ │ │ - ldmdavc r3, {r2, r8, ip, lr, pc}^ │ │ │ │ - svclt 0x00182b7d │ │ │ │ - teqle r0, r0, lsl #22 │ │ │ │ - strbmi r2, [r0], -r4, lsl #2 │ │ │ │ - blx fe93cc9e <__read_chk@plt+0xfe8d78ca> │ │ │ │ - ldmdavs fp!, {r5, r7, r8, fp, ip, sp, pc} │ │ │ │ + ldmdbmi r4!, {r2, r4, r6, r7, r8, sl} │ │ │ │ + @ instruction: 0xf8d02205 │ │ │ │ + andcs r4, r0, r4, lsr #5 │ │ │ │ + @ instruction: 0xf7e44479 │ │ │ │ + @ instruction: 0x4601e9f0 │ │ │ │ + @ instruction: 0xf0644620 │ │ │ │ + strmi pc, [r3], -r3, asr #21 │ │ │ │ + ldceq 8, cr15, [r4], {69} @ 0x45 │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ - adcmi pc, r4, #208, 16 @ 0xd00000 │ │ │ │ - ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmib r4!, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - blx ff0bc8dc <__read_chk@plt+0xff057508> │ │ │ │ - @ instruction: 0xf8454603 │ │ │ │ - @ instruction: 0xe77f0c14 │ │ │ │ - @ instruction: 0xf503683b │ │ │ │ - @ instruction: 0xf8d35340 │ │ │ │ - @ instruction: 0xf8d005d4 │ │ │ │ - ldmdavc r1, {r2, r5, r7, r9, sp} │ │ │ │ - eorle r2, r5, fp, ror r9 │ │ │ │ - adccs pc, r8, #208, 16 @ 0xd00000 │ │ │ │ - mvnle r2, r0, lsl #20 │ │ │ │ - adcscs pc, ip, #208, 16 @ 0xd00000 │ │ │ │ - bicsle r2, sp, r0, lsl #20 │ │ │ │ - adcscs pc, r8, #208, 16 @ 0xd00000 │ │ │ │ - bicsle r2, r9, r0, lsl #20 │ │ │ │ - @ instruction: 0xf102e6e6 │ │ │ │ - cmncs sp, r2, lsl #18 │ │ │ │ - @ instruction: 0xf7e44648 │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - strbmi sp, [r8], -r6, asr #1 │ │ │ │ - @ instruction: 0xf7e4217d │ │ │ │ - @ instruction: 0xb128edae │ │ │ │ - andcs r4, r0, r1, asr #12 │ │ │ │ - blx ff93cb5a <__read_chk@plt+0xff8d7786> │ │ │ │ - strble r0, [r0], #1987 @ 0x7c3 │ │ │ │ - @ instruction: 0xf503683b │ │ │ │ - @ instruction: 0xf8d35340 │ │ │ │ - @ instruction: 0xe7d905d4 │ │ │ │ - ldmdbcs sp!, {r0, r4, r6, fp, ip, sp, lr}^ │ │ │ │ - stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf102d0d4 │ │ │ │ - strb r0, [r6, r2, lsl #18]! │ │ │ │ - ldm sl!, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq lr, r9, sl, lsl #10 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq lr, [r9], -r8 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq lr, r9, r8, ror r4 │ │ │ │ - eorseq pc, r9, sl, lsr #30 │ │ │ │ - @ instruction: 0x001cf1be │ │ │ │ - andseq pc, ip, r4, asr r1 @ │ │ │ │ - andseq pc, ip, sl, lsr #2 │ │ │ │ - andseq pc, ip, ip, asr #32 │ │ │ │ + adccs pc, r4, #208, 16 @ 0xd00000 │ │ │ │ + ldmdbcs fp!, {r0, r4, fp, ip, sp, lr}^ │ │ │ │ + @ instruction: 0xf8d0d025 │ │ │ │ + bcs 89198 <__read_chk@plt+0x23dc4> │ │ │ │ + @ instruction: 0xf8d0d1e1 │ │ │ │ + bcs 891f0 <__read_chk@plt+0x23e1c> │ │ │ │ + @ instruction: 0xf8d0d1dd │ │ │ │ + bcs 891e8 <__read_chk@plt+0x23e14> │ │ │ │ + usat sp, #11, r9, asr #3 │ │ │ │ + stmdbeq r2, {r1, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4648217d │ │ │ │ + stcl 7, cr15, [lr, #912]! @ 0x390 │ │ │ │ + sbcle r2, r6, r0, lsl #16 │ │ │ │ + cmncs sp, r8, asr #12 │ │ │ │ + stcl 7, cr15, [r8, #912]! @ 0x390 │ │ │ │ + strbmi fp, [r1], -r8, lsr #2 │ │ │ │ + @ instruction: 0xf0ed2000 │ │ │ │ + strbeq pc, [r0, r5, ror #23] @ │ │ │ │ + ldmdavs fp!, {r6, r7, sl, ip, lr, pc} │ │ │ │ + movtpl pc, #1283 @ 0x503 @ │ │ │ │ + ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ + ldmdavc r1, {r0, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ + svclt 0x0018297d │ │ │ │ + sbcsle r2, r4, r0, lsl #18 │ │ │ │ + stmdbeq r2, {r1, r8, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e4e7e6 │ │ │ │ + svclt 0x0000e936 │ │ │ │ + eorseq lr, r9, r2, ror r5 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq lr, r9, r0, ror #10 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq lr, r9, r0, ror #9 │ │ │ │ + mlaseq r9, r2, pc, pc @ │ │ │ │ + andseq pc, ip, r4, ror #1 │ │ │ │ + andseq pc, ip, r8, rrx │ │ │ │ + andseq pc, ip, lr, lsr r0 @ │ │ │ │ + andseq lr, ip, r0, ror #30 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - ldrhteq fp, [r2], -r8 │ │ │ │ - andseq lr, ip, r8, lsr pc │ │ │ │ - andseq lr, ip, r2, lsl pc │ │ │ │ - andseq lr, ip, r2, lsl pc │ │ │ │ - @ instruction: 0x001ceed2 │ │ │ │ + eorseq fp, r2, r2, asr #11 │ │ │ │ + andseq lr, ip, r6, asr lr │ │ │ │ + andseq lr, ip, r0, lsr lr │ │ │ │ + andseq lr, ip, r0, lsr lr │ │ │ │ + @ instruction: 0x001cedf0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ stmdbne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfb097 │ │ │ │ strmi r3, [r1], r0, lsr #18 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @ instruction: 0xf8dfa91c │ │ │ │ @ instruction: 0xf509291c │ │ │ │ ldrbtmi r5, [sl], #1344 @ 0x540 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ smlabtcs r3, fp, r8, r5 │ │ │ │ - blvc fe4bd97c <__read_chk@plt+0xfe4585a8> │ │ │ │ - bleq bd354 <__read_chk@plt+0x57f80> │ │ │ │ + blvc fe4bd908 <__read_chk@plt+0xfe458534> │ │ │ │ + bleq bd2e0 <__read_chk@plt+0x57f0c> │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-1606 @ 0xfffff9ba │ │ │ │ andeq pc, r2, sl, asr r8 @ │ │ │ │ andls r2, r5, r0, lsl #4 │ │ │ │ @ instruction: 0xf8df6019 │ │ │ │ @ instruction: 0xf8c038f0 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcc pc, r4, r9, asr #17 │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ andcs pc, r0, r9, asr #17 │ │ │ │ ldmvs fp, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0fe1aff │ │ │ │ - @ instruction: 0xf895fe8d │ │ │ │ + @ instruction: 0xf895fe8f │ │ │ │ andcs r3, r1, r0, lsl #2 │ │ │ │ stmiane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r0, [r9], #-1948 @ 0xfffff864 │ │ │ │ ldrbteq pc, [r8], #-79 @ 0xffffffb1 @ │ │ │ │ @ instruction: 0xf895bf02 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xf16230f4 │ │ │ │ - @ instruction: 0xf8dffb77 │ │ │ │ - bge 38eb78 <__read_chk@plt+0x3297a4> │ │ │ │ + @ instruction: 0xf8dffb21 │ │ │ │ + bge 38eb04 <__read_chk@plt+0x329730> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf8df9302 │ │ │ │ @ instruction: 0xf85a38ac │ │ │ │ movwls r3, #24579 @ 0x6003 │ │ │ │ stmiacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bcs 2baff4 <__read_chk@plt+0x255c20> │ │ │ │ + bcs 2baf80 <__read_chk@plt+0x255bac> │ │ │ │ ldrbtmi r4, [fp], #-1730 @ 0xfffff93e │ │ │ │ movwcs r9, #4871 @ 0x1307 │ │ │ │ ldrbmi r9, [ip, #-772] @ 0xfffffcfc │ │ │ │ tstcs r0, r8, lsl #30 │ │ │ │ stccs 0, cr13, [r0], {3} │ │ │ │ tstcs r2, r4, lsl pc │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r1 │ │ │ │ vmull.s8 , d20, d5 │ │ │ │ @ instruction: 0xf8cd0c00 │ │ │ │ - blls 270918 <__read_chk@plt+0x20b544> │ │ │ │ + blls 2708a4 <__read_chk@plt+0x20b4d0> │ │ │ │ @ instruction: 0xf8c92203 │ │ │ │ andcs r3, r0, r8 │ │ │ │ - ldc2l 1, cr15, [r2, #100] @ 0x64 │ │ │ │ + ldc2l 1, cr15, [r4, #100] @ 0x64 │ │ │ │ svclt 0x00a22800 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - @ instruction: 0xf97ef149 │ │ │ │ + @ instruction: 0xf980f149 │ │ │ │ @ instruction: 0xf895b128 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850308 │ │ │ │ - blls 28cce8 <__read_chk@plt+0x227914> │ │ │ │ + blls 28cc74 <__read_chk@plt+0x2278a0> │ │ │ │ stmib sp, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ strbmi r6, [r8], -r0, lsl #6 │ │ │ │ - blls 127134 <__read_chk@plt+0xc1d60> │ │ │ │ + blls 1270c0 <__read_chk@plt+0xc1cec> │ │ │ │ stmdavc ip, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - blx fe93e926 <__read_chk@plt+0xfe8d9552> │ │ │ │ + blx ff7be8b2 <__read_chk@plt+0xff7594de> │ │ │ │ stmdavc ip, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ @ instruction: 0x46208113 │ │ │ │ - @ instruction: 0xff78f083 │ │ │ │ + @ instruction: 0xff7af083 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311df893 │ │ │ │ movteq pc, #19 @ │ │ │ │ ldrmi sp, [r8], r5, lsl #2 │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ ldmvs fp, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0x46411aff │ │ │ │ @ instruction: 0xf1674638 │ │ │ │ - @ instruction: 0xf04ffcdb │ │ │ │ + @ instruction: 0xf04ffc85 │ │ │ │ movwcs r3, #767 @ 0x2ff │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ @ instruction: 0xf0a69803 │ │ │ │ - @ instruction: 0xf8d5fcdb │ │ │ │ + @ instruction: 0xf8d5fcdd │ │ │ │ @ instruction: 0xf8dd4280 │ │ │ │ andcs sl, r0, #24 │ │ │ │ ldrbmi r6, [r0], -r3, ror #17 │ │ │ │ movwcc r6, #6177 @ 0x1821 │ │ │ │ ldmib r4, {r0, r1, r3, r6, r7, r9, fp, ip}^ │ │ │ │ strls r4, [r0], #-257 @ 0xfffffeff │ │ │ │ - blx ff43cc2e <__read_chk@plt+0xff3d785a> │ │ │ │ - cdp2 1, 3, cr15, cr2, cr4, {3} │ │ │ │ + blx ff4bcbba <__read_chk@plt+0xff4577e6> │ │ │ │ + ldc2l 1, cr15, [ip, #400] @ 0x190 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x4650d15c │ │ │ │ - stc2 0, cr15, [r0], {167} @ 0xa7 │ │ │ │ + stc2 0, cr15, [r2], {167} @ 0xa7 │ │ │ │ strtmi r9, [r0], -r2, lsl #18 │ │ │ │ - ldc2 0, cr15, [sl], {46} @ 0x2e │ │ │ │ + ldc2 0, cr15, [ip], {46} @ 0x2e │ │ │ │ movwlt r4, #59010 @ 0xe682 │ │ │ │ svcvc 0x0037f5b0 │ │ │ │ cmpphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ msrhi LR_irq, r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf5b08136 │ │ │ │ svclt 0x00087ffb │ │ │ │ @@ -28030,15 +28001,15 @@ │ │ │ │ @ instruction: 0xf04f30f4 │ │ │ │ @ instruction: 0xf0430a00 │ │ │ │ @ instruction: 0xf8850304 │ │ │ │ movwcs r3, #8436 @ 0x20f4 │ │ │ │ cdpcs 3, 0, cr9, cr0, cr4, {0} │ │ │ │ adchi pc, sp, r0, asr #32 │ │ │ │ strbmi lr, [r8], -pc, ror #14 │ │ │ │ - @ instruction: 0xff54f02d │ │ │ │ + @ instruction: 0xff56f02d │ │ │ │ svcvc 0x0001f5ba │ │ │ │ orrhi pc, r4, r0, lsl #5 │ │ │ │ svcvc 0x00faf5ba │ │ │ │ teqphi ip, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ mvnsvc pc, #713031680 @ 0x2a800000 │ │ │ │ vqdmulh.s d2, d0, d15 │ │ │ │ andge r8, r2, #254 @ 0xfe │ │ │ │ @@ -28057,30 +28028,30 @@ │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ @ instruction: 0xf164a80b │ │ │ │ - strmi pc, [r4], -pc, asr #25 │ │ │ │ + @ instruction: 0x4604fc79 │ │ │ │ @ instruction: 0xf0a79806 │ │ │ │ - @ instruction: 0xf024fb9f │ │ │ │ - blcs 14c16e8 <__read_chk@plt+0x145c314> │ │ │ │ + @ instruction: 0xf024fba1 │ │ │ │ + blcs 14c1674 <__read_chk@plt+0x145c2a0> │ │ │ │ rschi pc, r3, r0 │ │ │ │ usatcc pc, #20, pc, asr #17 @ │ │ │ │ ldmpl r3, {r0, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d39304 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ addle r0, pc, r0, lsl #30 │ │ │ │ - blcs 2008410 <__read_chk@plt+0x1fa303c> │ │ │ │ + blcs 200839c <__read_chk@plt+0x1fa2fc8> │ │ │ │ @ instruction: 0xf8dfd88c │ │ │ │ strtmi r0, [r1], -r0, ror #13 │ │ │ │ @ instruction: 0xf7e44478 │ │ │ │ - stmdacs r0, {r1, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ - bls 1f4ca8 <__read_chk@plt+0x18f8d4> │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + bls 1f4c34 <__read_chk@plt+0x18f860> │ │ │ │ ldmdavs r3, {r2, r8, fp, ip, pc} │ │ │ │ eorseq pc, r0, #164, 2 @ 0x29 │ │ │ │ andvs r2, sl, r7, lsl #20 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf503dd68 │ │ │ │ tstcs r4, r0, asr #6 │ │ │ │ @ instruction: 0x210cf893 │ │ │ │ @@ -28089,59 +28060,59 @@ │ │ │ │ @ instruction: 0x210bf893 │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ smlabbcs fp, r3, r8, pc @ │ │ │ │ @ instruction: 0xf893b158 │ │ │ │ @ instruction: 0xf013310c │ │ │ │ @ instruction: 0xf0000f1c │ │ │ │ @ instruction: 0xf1778169 │ │ │ │ - blls 1bfb80 <__read_chk@plt+0x15a7ac> │ │ │ │ - blcs 25ab4c <__read_chk@plt+0x1f5778> │ │ │ │ + blls 1bf9b4 <__read_chk@plt+0x15a5e0> │ │ │ │ + blcs 25aad8 <__read_chk@plt+0x1f5704> │ │ │ │ @ instruction: 0xf1badd67 │ │ │ │ vpmax.f32 d16, d0, d7 │ │ │ │ - blls 1a1598 <__read_chk@plt+0x13c1c4> │ │ │ │ + blls 1a1524 <__read_chk@plt+0x13c150> │ │ │ │ @ instruction: 0xf8df681a │ │ │ │ andcs r1, r1, ip, ror r6 │ │ │ │ @ instruction: 0xf1624479 │ │ │ │ - @ instruction: 0xf8dffa4b │ │ │ │ - bls 2ce4d0 <__read_chk@plt+0x2690fc> │ │ │ │ + @ instruction: 0xf8dff9f5 │ │ │ │ + bls 2ce45c <__read_chk@plt+0x269088> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7e4b108 │ │ │ │ - @ instruction: 0xf8dfeaf2 │ │ │ │ + @ instruction: 0xf8dfeb2c │ │ │ │ andcs r1, r5, #104, 12 @ 0x6800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00caf7e3 │ │ │ │ + stmda r4, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r2], r4, lsl #22 │ │ │ │ @ instruction: 0xf14b6818 │ │ │ │ - ldrbmi pc, [r3], -r9, ror #27 @ │ │ │ │ + ldrbmi pc, [r3], -fp, ror #27 @ │ │ │ │ andls r2, r0, r0, lsl #2 │ │ │ │ andcs r2, r4, r1, lsl #4 │ │ │ │ - blx fedbd036 <__read_chk@plt+0xfed57c62> │ │ │ │ + blx fee3cfc2 <__read_chk@plt+0xfedd7bee> │ │ │ │ movwcs r4, #14002 @ 0x36b2 │ │ │ │ movwls r2, #16642 @ 0x4102 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ @ instruction: 0xf04faed4 │ │ │ │ vmlacc.f32 s0, s2, s0 │ │ │ │ mcrge 4, 6, pc, cr1, cr15, {3} @ │ │ │ │ @ instruction: 0xf02d4648 │ │ │ │ - @ instruction: 0xf895fea5 │ │ │ │ + @ instruction: 0xf895fea7 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8850210 │ │ │ │ @ instruction: 0xe6b620f4 │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ - stc2l 0, cr15, [sl, #520] @ 0x208 │ │ │ │ + stc2l 0, cr15, [ip, #520] @ 0x208 │ │ │ │ @ instruction: 0xf0834620 │ │ │ │ - @ instruction: 0xf8d5fe5f │ │ │ │ + @ instruction: 0xf8d5fe61 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf08260da │ │ │ │ - ldrb pc, [pc], r1, asr #27 @ │ │ │ │ + ldrb pc, [pc], r3, asr #27 @ │ │ │ │ andcs fp, r3, #8, 30 │ │ │ │ - bcs 1b4ba0 <__read_chk@plt+0x14f7cc> │ │ │ │ + bcs 1b4b2c <__read_chk@plt+0x14f758> │ │ │ │ andcs fp, r2, #200, 30 @ 0x320 │ │ │ │ - bcs 137b98 <__read_chk@plt+0xd27c4> │ │ │ │ + bcs 137b24 <__read_chk@plt+0xd2750> │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0xf5032201 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vrhadd.u32 d17, d2, d12 │ │ │ │ @ instruction: 0xf8930184 │ │ │ │ @ instruction: 0xf883210b │ │ │ │ @ instruction: 0xf022110c │ │ │ │ @@ -28151,93 +28122,93 @@ │ │ │ │ ldcle 15, cr0, [r8, #28] │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210df893 │ │ │ │ andeq pc, r4, #18 │ │ │ │ ldrmi sp, [r0], -pc, lsl #3 │ │ │ │ @ instruction: 0xf17e2196 │ │ │ │ - blls 1c0538 <__read_chk@plt+0x15b164> │ │ │ │ - bcs 25ac40 <__read_chk@plt+0x1f586c> │ │ │ │ - blls 1f7e00 <__read_chk@plt+0x192a2c> │ │ │ │ + blls 1c036c <__read_chk@plt+0x15af98> │ │ │ │ + bcs 25abcc <__read_chk@plt+0x1f57f8> │ │ │ │ + blls 1f7d8c <__read_chk@plt+0x1929b8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf013310d │ │ │ │ @ instruction: 0xf47f0204 │ │ │ │ ssub16mi sl, r0, lr │ │ │ │ @ instruction: 0xf17e21b0 │ │ │ │ - ldrb pc, [r8, -r7, asr #28]! @ │ │ │ │ + @ instruction: 0xe778fdf1 │ │ │ │ sbcscs pc, lr, #64, 4 │ │ │ │ mlale sp, r0, r2, r4 │ │ │ │ @ instruction: 0xf02d4648 │ │ │ │ - @ instruction: 0xf895fe49 │ │ │ │ + @ instruction: 0xf895fe4b │ │ │ │ @ instruction: 0x071a3115 │ │ │ │ rschi pc, r2, r0, lsl #2 │ │ │ │ strbne pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - blx 19bccec <__read_chk@plt+0x1957918> │ │ │ │ - beq bcd5c <__read_chk@plt+0x57988> │ │ │ │ + blx 1a3cc78 <__read_chk@plt+0x19d78a4> │ │ │ │ + beq bcce8 <__read_chk@plt+0x57914> │ │ │ │ movwls r2, #17155 @ 0x4303 │ │ │ │ orrle r2, ip, r0, lsl #28 │ │ │ │ movwcs lr, #13903 @ 0x364f │ │ │ │ movwls r3, #17921 @ 0x4601 │ │ │ │ @ instruction: 0xf8dfe787 │ │ │ │ ldrbtmi r3, [fp], #-1352 @ 0xfffffab8 │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ strbcs pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 5dacb4 <__read_chk@plt+0x5758e0> │ │ │ │ + blls 5dac40 <__read_chk@plt+0x57586c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r7, r1, ror r2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf1673601 │ │ │ │ - @ instruction: 0xf895fc9f │ │ │ │ + @ instruction: 0xf895fc49 │ │ │ │ @ instruction: 0xf04f30f4 │ │ │ │ @ instruction: 0xf0430a00 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ movwcs r3, #12532 @ 0x30f4 │ │ │ │ ldrb r9, [r5, r4, lsl #6] │ │ │ │ svceq 0x00c8f1ba │ │ │ │ bichi pc, fp, r0 │ │ │ │ addshi pc, r5, r0, lsl #6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf1bad0c8 │ │ │ │ @ instruction: 0xd1ba0f6e │ │ │ │ andcs sl, r0, pc, lsl #18 │ │ │ │ - blx febbcf34 <__read_chk@plt+0xfeb57b60> │ │ │ │ + blx fec3cec0 <__read_chk@plt+0xfebd7aec> │ │ │ │ addne pc, r0, #13959168 @ 0xd50000 │ │ │ │ ldmib r1, {r0, r1, r4, r8, r9, fp, ip, pc}^ │ │ │ │ stmdavs r9, {r1, sp} │ │ │ │ @ instruction: 0x0c00eb02 │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ svclt 0x008c458c │ │ │ │ @ instruction: 0xf1024696 │ │ │ │ ldrbmi r0, [r3, #-3585]! @ 0xfffff1ff │ │ │ │ @ instruction: 0x81baf2c0 │ │ │ │ strmi r3, [ip, #769] @ 0x301 │ │ │ │ andeq lr, r2, #166912 @ 0x28c00 │ │ │ │ bicshi pc, r1, r0, asr #4 │ │ │ │ - bcs 20f4d0 <__read_chk@plt+0x1aa0fc> │ │ │ │ + bcs 20f45c <__read_chk@plt+0x1aa088> │ │ │ │ lslshi pc, r0, #6 @ │ │ │ │ andcc r4, r1, r3, lsl #12 │ │ │ │ strmi r4, [r3], #-1040 @ 0xfffffbf0 │ │ │ │ @ instruction: 0xf0c04299 │ │ │ │ @ instruction: 0xf89d81a9 │ │ │ │ - blcs 8cde8 <__read_chk@plt+0x27a14> │ │ │ │ + blcs 8cd74 <__read_chk@plt+0x279a0> │ │ │ │ andshi pc, r2, #0 │ │ │ │ - bcs 1cf4f0 <__read_chk@plt+0x16a11c> │ │ │ │ + bcs 1cf47c <__read_chk@plt+0x16a0a8> │ │ │ │ addshi pc, r5, r0, lsl #4 │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ ldrsbeq r0, [r9, #31] │ │ │ │ bicseq r0, r3, fp, lsl #1 │ │ │ │ bicseq r0, r0, r3, ror r0 │ │ │ │ msrvc CPSR_fsxc, #713031680 @ 0x2a800000 │ │ │ │ @ instruction: 0xf63f2b22 │ │ │ │ - blcs 92cb04 <__read_chk@plt+0x8c7730> │ │ │ │ + blcs 92ca90 <__read_chk@plt+0x8c76bc> │ │ │ │ svcge 0x007bf63f │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @@ -28269,873 +28240,873 @@ │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @ instruction: 0xffffff43 │ │ │ │ @ instruction: 0xfffffeeb │ │ │ │ @ instruction: 0xffffff43 │ │ │ │ - blx ff5bd388 <__read_chk@plt+0xff557fb4> │ │ │ │ + blx 203d314 <__read_chk@plt+0x1fd7f40> │ │ │ │ @ instruction: 0xf1bae695 │ │ │ │ @ instruction: 0xf47f0fc9 │ │ │ │ @ instruction: 0xf895af28 │ │ │ │ stmdals fp, {r0, r2, r4, r8, ip, sp} │ │ │ │ @ instruction: 0xf140071b │ │ │ │ ldmibmi r0!, {r0, r4, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ - @ instruction: 0xf04ff9ef │ │ │ │ + @ instruction: 0xf04ff9f1 │ │ │ │ movwcs r0, #14848 @ 0x3a00 │ │ │ │ str r9, [r7, -r4, lsl #6]! │ │ │ │ ldrbtmi r4, [r9], #-2540 @ 0xfffff614 │ │ │ │ @ instruction: 0x4648e71d │ │ │ │ - blx 53edda <__read_chk@plt+0x4d9a06> │ │ │ │ + blx 13bed66 <__read_chk@plt+0x1359992> │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - blx fedbedec <__read_chk@plt+0xfed59a18> │ │ │ │ + blx fef3ed78 <__read_chk@plt+0xfeed99a4> │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blmi ff9dae60 <__read_chk@plt+0xff975a8c> │ │ │ │ + blmi ff9dadec <__read_chk@plt+0xff975a18> │ │ │ │ addsmi r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ svcge 0x001ef47f │ │ │ │ @ instruction: 0xf04f2303 │ │ │ │ movwls r0, #18944 @ 0x4a00 │ │ │ │ - blmi ff8faa3c <__read_chk@plt+0xff895668> │ │ │ │ + blmi ff8fa9c8 <__read_chk@plt+0xff8955f4> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf8d5e710 │ │ │ │ ldmvs sl, {r7, r9, ip, sp}^ │ │ │ │ svclt 0x00082a01 │ │ │ │ svclt 0x000c2e00 │ │ │ │ - beq fcf68 <__read_chk@plt+0x97b94> │ │ │ │ - beq bcf6c <__read_chk@plt+0x57b98> │ │ │ │ + beq fcef4 <__read_chk@plt+0x97b20> │ │ │ │ + beq bcef8 <__read_chk@plt+0x57b24> │ │ │ │ cmpphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r5, #3522560 @ 0x35c000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - cdp 7, 3, cr15, cr6, cr3, {7} │ │ │ │ + cdp 7, 7, cr15, cr0, cr3, {7} │ │ │ │ @ instruction: 0x46014bd5 │ │ │ │ ldrbmi r9, [r2], -r9, lsl #16 │ │ │ │ movwls r5, #14531 @ 0x38c3 │ │ │ │ @ instruction: 0xf0224618 │ │ │ │ - @ instruction: 0xf895ff73 │ │ │ │ + @ instruction: 0xf895ff75 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xe6dd30f4 │ │ │ │ @ instruction: 0xf8dd9b05 │ │ │ │ ldmdavs fp, {r2, r5, sp, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, lr, r2, r8 @ │ │ │ │ ldrtle r0, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe76dce8 <__read_chk@plt+0xfe708914> │ │ │ │ + blvs fe76dc74 <__read_chk@plt+0xfe7088a0> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xd12e0302 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ @ instruction: 0xf8d9d025 │ │ │ │ @ instruction: 0xf14400bc │ │ │ │ - movwlt pc, #3011 @ 0xbc3 @ │ │ │ │ + movwlt pc, #3013 @ 0xbc5 @ │ │ │ │ ldrsbteq pc, [ip], r9 @ │ │ │ │ - blx ff03d3ba <__read_chk@plt+0xfefd7fe6> │ │ │ │ + blx ff0bd346 <__read_chk@plt+0xff057f72> │ │ │ │ bicslt r6, r3, r3, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r9 @ │ │ │ │ - blx feebd3c6 <__read_chk@plt+0xfee57ff2> │ │ │ │ + blx fef3d352 <__read_chk@plt+0xfeed7f7e> │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r9], ip, rrx │ │ │ │ ldmib r9, {r0, r4, r8, sl, ip, lr, pc}^ │ │ │ │ strbmi r1, [r8], -pc, lsr #4 │ │ │ │ - @ instruction: 0xff88f152 │ │ │ │ + @ instruction: 0xff8af152 │ │ │ │ @ instruction: 0xf895b158 │ │ │ │ @ instruction: 0xf89520fe │ │ │ │ @ instruction: 0xf02230f4 │ │ │ │ @ instruction: 0xf8850280 │ │ │ │ @ instruction: 0xf04320fe │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ - blmi fec0d2b4 <__read_chk@plt+0xfeba7ee0> │ │ │ │ + blmi fec0d240 <__read_chk@plt+0xfeba7e6c> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ stmibmi ip!, {r1, r2, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - beq bd034 <__read_chk@plt+0x57c60> │ │ │ │ + beq bcfc0 <__read_chk@plt+0x57bec> │ │ │ │ @ instruction: 0xf7e34479 │ │ │ │ - blmi feafc660 <__read_chk@plt+0xfea9728c> │ │ │ │ + blmi feafc6d4 <__read_chk@plt+0xfea97300> │ │ │ │ strmi r9, [r1], -r9, lsl #20 │ │ │ │ andcs r5, r0, #13828096 @ 0xd30000 │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ - @ instruction: 0xff14f022 │ │ │ │ + @ instruction: 0xff16f022 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ movwls r2, #17155 @ 0x4303 │ │ │ │ - blmi fe8fa924 <__read_chk@plt+0xfe895550> │ │ │ │ + blmi fe8fa8b0 <__read_chk@plt+0xfe8954dc> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf023e684 │ │ │ │ - @ instruction: 0xf895fa97 │ │ │ │ + @ instruction: 0xf895fa99 │ │ │ │ @ instruction: 0xf04f30f4 │ │ │ │ @ instruction: 0xf0430a00 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ movwcs r3, #12532 @ 0x30f4 │ │ │ │ strbt r9, [fp], -r4, lsl #6 │ │ │ │ @ instruction: 0xf8dd4b97 │ │ │ │ @ instruction: 0xf85aa024 │ │ │ │ @ instruction: 0xf8c93003 │ │ │ │ strbt r3, [pc], -r0 │ │ │ │ - @ instruction: 0xf9e0f02c │ │ │ │ + @ instruction: 0xf9e2f02c │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ - beq bd0a4 <__read_chk@plt+0x57cd0> │ │ │ │ + beq bd030 <__read_chk@plt+0x57c5c> │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ movwls r2, #17155 @ 0x4303 │ │ │ │ - bmi fe43a8d0 <__read_chk@plt+0xfe3d54fc> │ │ │ │ + bmi fe43a85c <__read_chk@plt+0xfe3d5488> │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ vqdmulh.s d2, d0, d5 │ │ │ │ movwcc r8, #4267 @ 0x10ab │ │ │ │ @ instruction: 0xf8956013 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850310 │ │ │ │ - blls 10d364 <__read_chk@plt+0xa7f90> │ │ │ │ - blcs 45f004 <__read_chk@plt+0x3f9c30> │ │ │ │ + blls 10d2f0 <__read_chk@plt+0xa7f1c> │ │ │ │ + blcs 45ef90 <__read_chk@plt+0x3f9bbc> │ │ │ │ @ instruction: 0xf895d805 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850304 │ │ │ │ movwcs r3, #12532 @ 0x30f4 │ │ │ │ - beq fd0e8 <__read_chk@plt+0x97d14> │ │ │ │ + beq fd074 <__read_chk@plt+0x97ca0> │ │ │ │ cdpcs 3, 0, cr9, cr0, cr4, {0} │ │ │ │ stclge 4, cr15, [r7, #508] @ 0x1fc │ │ │ │ - blmi 207a1dc <__read_chk@plt+0x2014e08> │ │ │ │ + blmi 207a168 <__read_chk@plt+0x2014d94> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - blmi 1fba8b0 <__read_chk@plt+0x1f554dc> │ │ │ │ + blmi 1fba83c <__read_chk@plt+0x1f55468> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ rsbsle r0, r4, r0, lsl #30 │ │ │ │ rscscc pc, pc, #-2147483646 @ 0x80000002 │ │ │ │ bfi r6, sl, #0, #21 │ │ │ │ addeq pc, r0, #13959168 @ 0xd50000 │ │ │ │ vstrls d10, [r5, #-60] @ 0xffffffc4 │ │ │ │ stmiavs r0, {r1, r3, r9, fp, sp, pc}^ │ │ │ │ submi r6, r0, #2686976 @ 0x290000 │ │ │ │ tstls pc, r9, lsl #18 │ │ │ │ @ instruction: 0xf03d2101 │ │ │ │ - @ instruction: 0x4601f811 │ │ │ │ + @ instruction: 0x4601f813 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stcls 14, cr10, [sl], {31} │ │ │ │ stmdavs r8!, {r8, r9, sp} │ │ │ │ vst3.32 @ instruction: 0xf484fab4 │ │ │ │ stmdbeq r4!, {r0, r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ strls r0, [r0], #-164 @ 0xffffff5c │ │ │ │ - blx 103d0f2 <__read_chk@plt+0xfd7d1e> │ │ │ │ + blx 10bd07e <__read_chk@plt+0x1057caa> │ │ │ │ @ instruction: 0xf024e612 │ │ │ │ - blcs 13c1c9c <__read_chk@plt+0x135c8c8> │ │ │ │ + blcs 13c1c28 <__read_chk@plt+0x135c854> │ │ │ │ ldclge 4, cr15, [r3, #508]! @ 0x1fc │ │ │ │ andcs r4, r1, #104448 @ 0x19800 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf082447b │ │ │ │ - ldrb pc, [r5, #3111]! @ 0xc27 @ │ │ │ │ - beq bd170 <__read_chk@plt+0x57d9c> │ │ │ │ + ldrb pc, [r5, #3113]! @ 0xc29 @ │ │ │ │ + beq bd0fc <__read_chk@plt+0x57d28> │ │ │ │ movwls r2, #17155 @ 0x4303 │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ strb sl, [r4], #-3458 @ 0xfffff27e │ │ │ │ orrscs r2, r6, r1, lsl #4 │ │ │ │ @ instruction: 0xf17e2000 │ │ │ │ - blls 1c00c0 <__read_chk@plt+0x15acec> │ │ │ │ - bcs 25b0b8 <__read_chk@plt+0x1f5ce4> │ │ │ │ + blls 1bfef4 <__read_chk@plt+0x15ab20> │ │ │ │ + bcs 25b044 <__read_chk@plt+0x1f5c70> │ │ │ │ stclge 7, cr15, [sp, #-508] @ 0xfffffe04 │ │ │ │ lslscs r2, r1, #4 │ │ │ │ @ instruction: 0xf17e2000 │ │ │ │ - blls 1c00ac <__read_chk@plt+0x15acd8> │ │ │ │ + blls 1bfee0 <__read_chk@plt+0x15ab0c> │ │ │ │ strb r6, [r4, #-2074] @ 0xfffff7e6 │ │ │ │ ldrbtmi r4, [r9], #-2390 @ 0xfffff6aa │ │ │ │ bicsmi lr, fp, #181403648 @ 0xad00000 │ │ │ │ svclt 0x00cc2a0f │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 81c7c <__read_chk@plt+0x1c8a8> │ │ │ │ - bcc 1353e4 <__read_chk@plt+0xd0010> │ │ │ │ - bl 10818c <__read_chk@plt+0xa2db8> │ │ │ │ + blcs 81c08 <__read_chk@plt+0x1c834> │ │ │ │ + bcc 135370 <__read_chk@plt+0xcff9c> │ │ │ │ + bl 108118 <__read_chk@plt+0xa2d44> │ │ │ │ ldrsbne r7, [r2], #-34 @ 0xffffffde │ │ │ │ stceq 1, cr15, [r1], {2} │ │ │ │ subeq lr, ip, r0, lsl #22 │ │ │ │ @ instruction: 0xf047e623 │ │ │ │ - ldr pc, [ip], #2891 @ 0xb4b │ │ │ │ + ldr pc, [ip], #2893 @ 0xb4d │ │ │ │ ldrbtmi r4, [fp], #-2891 @ 0xfffff4b5 │ │ │ │ - blmi 117ab8c <__read_chk@plt+0x11157b8> │ │ │ │ + blmi 117ab18 <__read_chk@plt+0x1115744> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blmi ffab80 <__read_chk@plt+0xf957ac> │ │ │ │ + blmi ffab0c <__read_chk@plt+0xf95738> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blmi 10bab74 <__read_chk@plt+0x10557a0> │ │ │ │ + blmi 10bab00 <__read_chk@plt+0x105572c> │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ stmdbmi r2, {r1, r3, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e34479 │ │ │ │ - @ instruction: 0x4651ecf2 │ │ │ │ + ldrbmi lr, [r1], -ip, lsr #26 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0822004 │ │ │ │ - str pc, [r1, #3027]! @ 0xbd3 │ │ │ │ + str pc, [r1, #3029]! @ 0xbd5 │ │ │ │ andcs r4, r5, #60, 18 @ 0xf0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [r4], #908 @ 0x38c │ │ │ │ + ldc 7, cr15, [lr, #-908] @ 0xfffffc74 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx ff23d2fa <__read_chk@plt+0xff1d7f26> │ │ │ │ + blx ff2bd286 <__read_chk@plt+0xff257eb2> │ │ │ │ @ instruction: 0xf895e594 │ │ │ │ @ instruction: 0x260130f4 │ │ │ │ - beq bd238 <__read_chk@plt+0x57e64> │ │ │ │ + beq bd1c4 <__read_chk@plt+0x57df0> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ movwls r2, #17155 @ 0x4303 │ │ │ │ - bllt ff87f108 <__read_chk@plt+0xff819d34> │ │ │ │ + bllt ff87f094 <__read_chk@plt+0xff819cc0> │ │ │ │ @ instruction: 0xf04f4b30 │ │ │ │ ldrbtmi r0, [fp], #-2561 @ 0xfffff5ff │ │ │ │ @ instruction: 0xf895601a │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850310 │ │ │ │ - blls 10d4f4 <__read_chk@plt+0xa8120> │ │ │ │ - blcs 45f194 <__read_chk@plt+0x3f9dc0> │ │ │ │ + blls 10d480 <__read_chk@plt+0xa80ac> │ │ │ │ + blcs 45f120 <__read_chk@plt+0x3f9d4c> │ │ │ │ @ instruction: 0xf895bf9e │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850304 │ │ │ │ @ instruction: 0xe77d30f4 │ │ │ │ - mcrr 7, 14, pc, r0, cr3 @ │ │ │ │ - eorseq lr, r9, r0, rrx │ │ │ │ + ldcl 7, cr15, [sl], #-908 @ 0xfffffc74 │ │ │ │ + ldrsbteq lr, [r9], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r9, r2, asr r0 │ │ │ │ + eorseq lr, r9, r6, asr #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq pc, r9, r6, lsl fp @ │ │ │ │ + eorseq pc, r9, sl, lsl #23 │ │ │ │ @ instruction: 0xffffff9f │ │ │ │ - andseq lr, ip, sl, lsr #28 │ │ │ │ + andseq lr, ip, r2, asr #26 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffeaef │ │ │ │ + @ instruction: 0xffffeb63 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - andseq lr, ip, ip, asr #24 │ │ │ │ - @ instruction: 0x001cebf0 │ │ │ │ + andseq lr, ip, r4, ror #22 │ │ │ │ + andseq lr, ip, r8, lsl #22 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ - @ instruction: 0x001cebf2 │ │ │ │ - strhteq r4, [r1], -r0 │ │ │ │ + andseq lr, ip, sl, lsl #22 │ │ │ │ + eoreq r4, r1, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr fp │ │ │ │ - eorseq sp, r9, r0, asr #24 │ │ │ │ - andseq r9, ip, ip, ror #16 │ │ │ │ - andseq r9, ip, sl, asr r8 │ │ │ │ + ldrhteq sp, [r9], -r4 │ │ │ │ + @ instruction: 0x001c97b8 │ │ │ │ + andseq r9, ip, r6, lsr #15 │ │ │ │ @ instruction: 0xfffffa0d │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ - andseq lr, ip, r2, ror #17 │ │ │ │ + @ instruction: 0x001ce7fa │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq lr, ip, ip, ror #16 │ │ │ │ + andseq lr, ip, r4, lsl #15 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrshteq pc, [r9], -r0 @ │ │ │ │ + eorseq pc, r9, r4, ror #8 │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ - eorseq pc, r9, r0, lsr #7 │ │ │ │ - andseq lr, ip, r4, asr r7 │ │ │ │ - eoreq r4, r1, lr, asr r8 │ │ │ │ - strdeq r0, [r0], -r3 │ │ │ │ + eorseq pc, r9, r4, lsl r4 @ │ │ │ │ andseq lr, ip, ip, ror #12 │ │ │ │ - andseq lr, ip, sl, ror #12 │ │ │ │ - eorseq pc, r9, r6, asr r2 @ │ │ │ │ + eoreq r4, r1, r6, ror r7 │ │ │ │ + strdeq r0, [r0], -r3 │ │ │ │ + andseq lr, ip, r4, lsl #11 │ │ │ │ + andseq lr, ip, r2, lsl #11 │ │ │ │ + eorseq pc, r9, sl, asr #5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmdaeq r0, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf2ad4a58 │ │ │ │ - blmi 16a097c <__read_chk@plt+0x163b5a8> │ │ │ │ + blmi 16a0908 <__read_chk@plt+0x163b534> │ │ │ │ ldrbtmi sl, [sl], #-3842 @ 0xfffff0fe │ │ │ │ ldmpl r3, {sl, sp}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f37dc │ │ │ │ eorsvs r0, ip, r0, lsl #6 │ │ │ │ rsble r2, r9, r0, lsl #16 │ │ │ │ stmdavs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf06fad01 │ │ │ │ stmdacs r0, {r6, fp, lr} │ │ │ │ @ instruction: 0xf15fd062 │ │ │ │ - eorvs pc, r8, r7, ror #24 │ │ │ │ + eorvs pc, r8, r9, ror #24 │ │ │ │ subsle r2, r4, r0, lsl #16 │ │ │ │ - mrc2 1, 6, pc, cr8, cr15, {2} │ │ │ │ + mrc2 1, 6, pc, cr10, cr15, {2} │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ @ instruction: 0xf8d92801 │ │ │ │ svclt 0x00043000 │ │ │ │ eorcc pc, r4, r7, asr #16 │ │ │ │ eorle r3, r3, r1, lsl #8 │ │ │ │ tstle r9, r2, lsr #22 │ │ │ │ @ instruction: 0xf15f4648 │ │ │ │ - cdpne 14, 4, cr15, cr3, cr9, {6} │ │ │ │ + cdpne 14, 4, cr15, cr3, cr11, {6} │ │ │ │ eorcs pc, r3, r9, asr r8 @ │ │ │ │ suble r2, r9, r2, lsr #20 │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ @ instruction: 0xf15f4648 │ │ │ │ - bl 1c0d50 <__read_chk@plt+0x15b97c> │ │ │ │ + bl 1c0ce4 <__read_chk@plt+0x15b910> │ │ │ │ @ instruction: 0xf5bc0c00 │ │ │ │ stmdale r2!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr}^ │ │ │ │ subsle r2, r7, r0, lsl #16 │ │ │ │ - bl 19b310 <__read_chk@plt+0x135f3c> │ │ │ │ - bl 241a88 <__read_chk@plt+0x1dc6b4> │ │ │ │ - bl 141c74 <__read_chk@plt+0xdc8a0> │ │ │ │ + bl 19b29c <__read_chk@plt+0x135ec8> │ │ │ │ + bl 241a14 <__read_chk@plt+0x1dc640> │ │ │ │ + bl 141c00 <__read_chk@plt+0xdc82c> │ │ │ │ @ instruction: 0xf8530080 │ │ │ │ @ instruction: 0xf8421b04 │ │ │ │ addmi r1, r3, #4, 30 │ │ │ │ @ instruction: 0x4664d1f9 │ │ │ │ @ instruction: 0xf1684628 │ │ │ │ - @ instruction: 0xf856fcdb │ │ │ │ + @ instruction: 0xf856fc85 │ │ │ │ tstlt r0, #4, 30 │ │ │ │ svcvc 0x00faf5b4 │ │ │ │ - blmi cb8194 <__read_chk@plt+0xc52dc0> │ │ │ │ + blmi cb8120 <__read_chk@plt+0xc52d4c> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx ffcbd4a4 <__read_chk@plt+0xffc580d0> │ │ │ │ + blx ffd3d430 <__read_chk@plt+0xffcd805c> │ │ │ │ @ instruction: 0xf8472300 │ │ │ │ ldrtmi r3, [r8], -r4, lsr #32 │ │ │ │ - mcr2 1, 1, pc, cr0, cr15, {2} @ │ │ │ │ - blmi a93b54 <__read_chk@plt+0xa2e780> │ │ │ │ + mcr2 1, 1, pc, cr2, cr15, {2} @ │ │ │ │ + blmi a93ae0 <__read_chk@plt+0xa2e70c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrsbmi r3, [sl], #-124 @ 0xffffff84 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ vrhadd.s8 , , │ │ │ │ pop {r2, r5, r6, r7, r8, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf85683f0 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ movwcs sp, #417 @ 0x1a1 │ │ │ │ eorcc pc, r4, r7, asr #16 │ │ │ │ stclle 2, cr4, [r4], #624 @ 0x270 │ │ │ │ strb r2, [r5, r0]! │ │ │ │ ldrmi r1, [sl], #-3682 @ 0xfffff19e │ │ │ │ svcvc 0x00faf5b2 │ │ │ │ - blcs f737c <__read_chk@plt+0x91fa8> │ │ │ │ + blcs f7308 <__read_chk@plt+0x91f34> │ │ │ │ stmdavs fp!, {r1, r4, r8, fp, ip, lr, pc} │ │ │ │ addmi pc, r0, #4, 2 │ │ │ │ @ instruction: 0xf1a33a01 │ │ │ │ - bl 244318 <__read_chk@plt+0x1def44> │ │ │ │ - bl 381d04 <__read_chk@plt+0x31c930> │ │ │ │ + bl 2442a4 <__read_chk@plt+0x1deed0> │ │ │ │ + bl 381c90 <__read_chk@plt+0x31c8bc> │ │ │ │ @ instruction: 0xf8530c80 │ │ │ │ @ instruction: 0xf8421f04 │ │ │ │ strbmi r1, [r3, #-3844]! @ 0xfffff0fc │ │ │ │ stccc 1, cr13, [r2], {249} @ 0xf9 │ │ │ │ ldr r4, [r5, r4, lsl #8]! │ │ │ │ @ instruction: 0xf1684628 │ │ │ │ - @ instruction: 0xf856fc91 │ │ │ │ + @ instruction: 0xf856fc3b │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ svcge 0x0079f47f │ │ │ │ - blmi 3fb278 <__read_chk@plt+0x395ea4> │ │ │ │ + blmi 3fb204 <__read_chk@plt+0x395e30> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx fea3d538 <__read_chk@plt+0xfe9d8164> │ │ │ │ - blmi 33b268 <__read_chk@plt+0x2d5e94> │ │ │ │ + blx feabd4c4 <__read_chk@plt+0xfea580f0> │ │ │ │ + blmi 33b1f4 <__read_chk@plt+0x2d5e20> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx fe83d548 <__read_chk@plt+0xfe7d8174> │ │ │ │ + blx fe8bd4d4 <__read_chk@plt+0xfe858100> │ │ │ │ @ instruction: 0xf7e3e7c5 │ │ │ │ - svclt 0x0000eb3c │ │ │ │ - mlaseq r9, r6, r6, sp │ │ │ │ + svclt 0x0000eb76 │ │ │ │ + eorseq sp, r9, sl, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001ce4fe │ │ │ │ - ldrsbteq sp, [r9], -r8 │ │ │ │ - andseq lr, ip, sl, ror #8 │ │ │ │ - andseq lr, ip, sl, asr r4 │ │ │ │ + andseq lr, ip, r6, lsl r4 │ │ │ │ + eorseq sp, r9, ip, asr #12 │ │ │ │ + andseq lr, ip, r2, lsl #7 │ │ │ │ + andseq lr, ip, r2, ror r3 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ strcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0xf7fdb10b │ │ │ │ - ldrbmi fp, [r0, -r5, ror #22]! │ │ │ │ + @ instruction: 0x4770bb9f │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ stcvc 5, cr15, [r5, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf10d4aeb │ │ │ │ - blmi ffb43bcc <__read_chk@plt+0xffade7f8> │ │ │ │ + blmi ffb43b58 <__read_chk@plt+0xffade784> │ │ │ │ strcs r4, [r0, #-1146] @ 0xfffffb86 │ │ │ │ strmi r9, [r8], r3 │ │ │ │ andpl pc, r0, sl, asr #17 │ │ │ │ stmibmi r8!, {r3, r5, r9, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r1, r9, sl, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmdavs fp, {r1, r2, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9383 │ │ │ │ @ instruction: 0xf7e30300 │ │ │ │ - stmibmi r4!, {r1, r2, r3, r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmibmi r4!, {r3, r4, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r2, r1, lsl #13 │ │ │ │ ldrbtmi r4, [r9], #-1151 @ 0xfffffb81 │ │ │ │ - stc2l 1, cr15, [r8, #388]! @ 0x184 │ │ │ │ - @ instruction: 0xff5cf0c1 │ │ │ │ + ldc2 1, cr15, [r2, #388] @ 0x184 │ │ │ │ + @ instruction: 0xff5ef0c1 │ │ │ │ ldmpl ip!, {r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ stmdavs r3!, {r0, r8, sl, ip, pc} │ │ │ │ adcmi r6, sl, #3571712 @ 0x368000 │ │ │ │ strtmi sp, [fp], r3, lsr #26 │ │ │ │ stmdavs r3!, {r0, r2, sp, lr, pc} │ │ │ │ - bleq fd808 <__read_chk@plt+0x98434> │ │ │ │ + bleq fd794 <__read_chk@plt+0x983c0> │ │ │ │ ldrbmi r6, [sl, #-2522] @ 0xfffff626 │ │ │ │ - bvs 778850 <__read_chk@plt+0x71347c> │ │ │ │ + bvs 7787dc <__read_chk@plt+0x713408> │ │ │ │ eorpl pc, fp, r3, asr r8 @ │ │ │ │ rscsle r2, r4, r0, lsl #26 │ │ │ │ tstppl r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - stmdacs r0, {r0, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r8], -sp, ror #1 │ │ │ │ orrvc pc, r0, pc, asr #32 │ │ │ │ - blx 1f3d910 <__read_chk@plt+0x1ed853c> │ │ │ │ + blx 1fbd89c <__read_chk@plt+0x1f584c8> │ │ │ │ rscle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0xf10b9b01 │ │ │ │ movwcc r0, #6913 @ 0x1b01 │ │ │ │ stmdavs r3!, {r0, r8, r9, ip, pc} │ │ │ │ ldrbmi r6, [sl, #-2522] @ 0xfffff626 │ │ │ │ ldmdavs r3!, {r0, r1, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf04fb130 │ │ │ │ @ instruction: 0xf1435100 │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ msrhi SPSR_sc, r0, asr #32 │ │ │ │ @ instruction: 0xf04f6833 │ │ │ │ stmibmi r5, {r8, r9, fp}^ │ │ │ │ @ instruction: 0xf8c32005 │ │ │ │ ldrbtmi fp, [r9], #-188 @ 0xffffff44 │ │ │ │ andlt pc, r8, r3, asr #17 │ │ │ │ - stc2 1, cr15, [r4, #388]! @ 0x184 │ │ │ │ + stc2l 1, cr15, [lr, #-388] @ 0xfffffe7c │ │ │ │ ldmibvs sl, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ stcle 5, cr4, [r7], {90} @ 0x5a │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r5, sp, lr, pc} │ │ │ │ - bleq fd884 <__read_chk@plt+0x984b0> │ │ │ │ + bleq fd810 <__read_chk@plt+0x9843c> │ │ │ │ ldrbmi r6, [sl, #-2522] @ 0xfffff626 │ │ │ │ rscshi pc, ip, r0, asr #6 │ │ │ │ @ instruction: 0xf8526a1a │ │ │ │ @ instruction: 0xf8c3502b │ │ │ │ stccs 0, cr5, [r0, #-752] @ 0xfffffd10 │ │ │ │ @ instruction: 0xf04fd0f1 │ │ │ │ strtmi r5, [r8], -r0, lsl #2 │ │ │ │ - blx 10bd984 <__read_chk@plt+0x10585b0> │ │ │ │ + blx 113d910 <__read_chk@plt+0x10d853c> │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ orrvc pc, r0, pc, asr #32 │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - stmdacs r0, {r0, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd0e3 │ │ │ │ strtmi r7, [r8], -r0, lsl #2 │ │ │ │ - blx d3d9a0 <__read_chk@plt+0xcd85cc> │ │ │ │ + blx dbd92c <__read_chk@plt+0xd58558> │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ strtmi r9, [r8], -r2 │ │ │ │ - @ instruction: 0xf8c2f144 │ │ │ │ + @ instruction: 0xf8c4f144 │ │ │ │ @ instruction: 0x4628b150 │ │ │ │ - @ instruction: 0xf8bef144 │ │ │ │ + @ instruction: 0xf8c0f144 │ │ │ │ @ instruction: 0xb1296801 │ │ │ │ @ instruction: 0xf1444628 │ │ │ │ - stmdavs r1, {r0, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r1, {r0, r1, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ andvs r9, fp, #2048 @ 0x800 │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ - blcs d2d60 <__read_chk@plt+0x6d98c> │ │ │ │ + blcs d2cec <__read_chk@plt+0x6d918> │ │ │ │ @ instruction: 0x4651bfd4 │ │ │ │ @ instruction: 0xf0ff4611 │ │ │ │ - blls ffef0 <__read_chk@plt+0x9ab1c> │ │ │ │ + blls ffe84 <__read_chk@plt+0x9aab0> │ │ │ │ movwls r3, #6913 @ 0x1b01 │ │ │ │ ldmibmi pc, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ stcge 0, cr2, [r5, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - @ instruction: 0x4630fd59 │ │ │ │ - cdp2 1, 6, cr15, cr10, cr0, {2} │ │ │ │ + ldrtmi pc, [r0], -r3, lsl #26 @ │ │ │ │ + cdp2 1, 6, cr15, cr12, cr0, {2} │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ rscsne pc, r5, #64, 4 │ │ │ │ - ldcl 7, cr15, [lr, #908] @ 0x38c │ │ │ │ + cdp 7, 1, cr15, cr8, cr3, {7} │ │ │ │ ldrdlt pc, [r0], -sl │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ mvnsls pc, r5, lsl #17 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0x4628d01d │ │ │ │ - ldcl 7, cr15, [sl], {227} @ 0xe3 │ │ │ │ + ldc 7, cr15, [r4, #-908] @ 0xfffffc74 │ │ │ │ @ instruction: 0xf5c04992 │ │ │ │ vqsub.s8 , q8, q13 │ │ │ │ ldrbtmi r1, [r9], #-1013 @ 0xfffffc0b │ │ │ │ @ instruction: 0xf7e34628 │ │ │ │ - strtmi lr, [r8], -ip, ror #18 │ │ │ │ + strtmi lr, [r8], -r6, lsr #19 │ │ │ │ mvnsls pc, r5, lsl #17 │ │ │ │ - stcl 7, cr15, [ip], {227} @ 0xe3 │ │ │ │ + stc 7, cr15, [r6, #-908] @ 0xfffffc74 │ │ │ │ @ instruction: 0xf5c04659 │ │ │ │ vqsub.s8 , q8, q13 │ │ │ │ @ instruction: 0x462813f5 │ │ │ │ - ldmdb lr, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8854650 │ │ │ │ @ instruction: 0xf16891f4 │ │ │ │ - stmibmi r6, {r0, r2, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmibmi r6, {r0, r1, r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - stc2 1, cr15, [r4, #-388]! @ 0xfffffe7c │ │ │ │ + stc2l 1, cr15, [lr], {97} @ 0x61 │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220fe │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf14420fe │ │ │ │ - @ instruction: 0xf156fdb9 │ │ │ │ - @ instruction: 0xf0c3fe27 │ │ │ │ - ldmdbmi sp!, {r0, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf156fdbb │ │ │ │ + @ instruction: 0xf0c3fe29 │ │ │ │ + ldmdbmi sp!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - ldc2 1, cr15, [r0, #-388] @ 0xfffffe7c │ │ │ │ + ldc2 1, cr15, [sl], #388 @ 0x184 │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - stc2l 1, cr15, [lr, #-412]! @ 0xfffffe64 │ │ │ │ + ldc2 1, cr15, [r8, #-412] @ 0xfffffe64 │ │ │ │ andcs r4, r7, r9, ror r9 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - @ instruction: 0xf08bfd07 │ │ │ │ - ldmdbmi r7!, {r0, r1, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf08bfcb1 │ │ │ │ + ldmdbmi r7!, {r0, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - stc2 1, cr15, [r0, #-388] @ 0xfffffe7c │ │ │ │ - cdp2 0, 0, cr15, cr8, cr13, {1} │ │ │ │ + stc2 1, cr15, [sl], #388 @ 0x184 │ │ │ │ + cdp2 0, 0, cr15, cr10, cr13, {1} │ │ │ │ andcs r4, r7, r4, ror r9 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - ldmdavs r3!, {r0, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x0115f893 │ │ │ │ sbceq pc, r0, r0, asr #7 │ │ │ │ - mrrc2 1, 6, pc, r4, cr5 @ │ │ │ │ + blx 3dad2 │ │ │ │ andcs r4, r7, lr, ror #18 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - ldmdavs r0!, {r0, r1, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx ffa3db56 <__read_chk@plt+0xff9d8782> │ │ │ │ + ldmdavs r0!, {r0, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + blx fe4bdae2 <__read_chk@plt+0xfe45870e> │ │ │ │ ldmpl fp!, {r0, r1, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf0b46818 │ │ │ │ - @ instruction: 0xf08fff7b │ │ │ │ - andcs pc, r0, pc, ror #22 │ │ │ │ - blx 163d7d8 <__read_chk@plt+0x15d8404> │ │ │ │ + @ instruction: 0xf08fff7d │ │ │ │ + andcs pc, r0, r1, ror fp @ │ │ │ │ + blx 16bd764 <__read_chk@plt+0x1658390> │ │ │ │ @ instruction: 0xf0152000 │ │ │ │ - msrlt CPSR_, pc @ │ │ │ │ + smlawtlt r0, r1, r9, pc @ │ │ │ │ @ instruction: 0xf0152000 │ │ │ │ - @ instruction: 0xf15ef9bb │ │ │ │ - andcs pc, r1, pc, lsr lr @ │ │ │ │ - mrc2 0, 5, pc, cr14, cr7, {7} │ │ │ │ - ldc2l 1, cr15, [r4], #108 @ 0x6c │ │ │ │ - @ instruction: 0xffd2f0fd │ │ │ │ - @ instruction: 0xf9bef126 │ │ │ │ - ldc2l 1, cr15, [sl], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0xf15ef9bd │ │ │ │ + andcs pc, r1, r1, asr #28 │ │ │ │ + mcr2 0, 6, pc, cr0, cr7, {7} @ │ │ │ │ + ldc2l 1, cr15, [r6], #108 @ 0x6c │ │ │ │ + @ instruction: 0xffd4f0fd │ │ │ │ + @ instruction: 0xf9c0f126 │ │ │ │ + ldc2l 1, cr15, [ip], #-136 @ 0xffffff78 │ │ │ │ andcc r6, ip, r0, lsr #16 │ │ │ │ - @ instruction: 0xf924f0d3 │ │ │ │ - blx fff3daf0 <__read_chk@plt+0xffed871c> │ │ │ │ + @ instruction: 0xf926f0d3 │ │ │ │ + blx fffbda7c <__read_chk@plt+0xfff586a8> │ │ │ │ andcs r4, r7, sl, asr r9 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - @ instruction: 0xf7fcfcbf │ │ │ │ - andcs pc, r1, r5, lsr ip @ │ │ │ │ - @ instruction: 0xff44f0f8 │ │ │ │ + @ instruction: 0xf7fcfc69 │ │ │ │ + andcs pc, r1, pc, ror #24 │ │ │ │ + @ instruction: 0xff46f0f8 │ │ │ │ @ instruction: 0xf1404630 │ │ │ │ - @ instruction: 0xf0f1fbaf │ │ │ │ - @ instruction: 0xf083f96b │ │ │ │ - @ instruction: 0xf08bfe07 │ │ │ │ - @ instruction: 0xf140fc37 │ │ │ │ - @ instruction: 0xf0a7fe1d │ │ │ │ - @ instruction: 0xf180fc6b │ │ │ │ - blmi 1480880 <__read_chk@plt+0x141b4ac> │ │ │ │ + @ instruction: 0xf0f1fbb1 │ │ │ │ + @ instruction: 0xf083f96d │ │ │ │ + @ instruction: 0xf08bfe09 │ │ │ │ + @ instruction: 0xf140fc39 │ │ │ │ + @ instruction: 0xf0a7fe1f │ │ │ │ + @ instruction: 0xf180fc6d │ │ │ │ + blmi 14806b4 <__read_chk@plt+0x141b2e0> │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - bmi 142db30 <__read_chk@plt+0x13c875c> │ │ │ │ + bmi 142dabc <__read_chk@plt+0x13c86e8> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ mcrrle 10, 0, r2, pc, cr1 │ │ │ │ @ instruction: 0xf7e36820 │ │ │ │ - strbmi lr, [r0], -r0, ror #24 │ │ │ │ - ldc 7, cr15, [r2, #904]! @ 0x388 │ │ │ │ + @ instruction: 0x4640ec9a │ │ │ │ + stcl 7, cr15, [ip, #904]! @ 0x388 │ │ │ │ @ instruction: 0xf77f2a00 │ │ │ │ @ instruction: 0xf04faf3a │ │ │ │ and r0, r6, r0, lsl #22 │ │ │ │ @ instruction: 0xf10b6823 │ │ │ │ ldmibvs sl, {r0, r8, r9, fp}^ │ │ │ │ @ instruction: 0xf77f455a │ │ │ │ - bvs 72d334 <__read_chk@plt+0x6c7f60> │ │ │ │ + bvs 72d2c0 <__read_chk@plt+0x6c7eec> │ │ │ │ eorpl pc, fp, r2, asr r8 @ │ │ │ │ adcspl pc, ip, r3, asr #17 │ │ │ │ rscsle r2, r1, r0, lsl #26 │ │ │ │ tstppl r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd0ea │ │ │ │ strtmi r7, [r8], -r0, lsl #3 │ │ │ │ - @ instruction: 0xf930f143 │ │ │ │ + @ instruction: 0xf932f143 │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ tstpvc r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - stmdacs r0, {r0, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi r5!, {r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - stc2l 1, cr15, [lr], #-388 @ 0xfffffe7c │ │ │ │ + ldc2 1, cr15, [r8], {97} @ 0x61 │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - ldrhlt pc, [r0, #-245] @ 0xffffff0b @ │ │ │ │ + ldrhlt pc, [r0, #-247] @ 0xffffff09 @ │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - stmdavs r3, {r0, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3, {r0, r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi fp, [r8], -fp, lsr #2 │ │ │ │ - @ instruction: 0xffacf143 │ │ │ │ + @ instruction: 0xffaef143 │ │ │ │ tstcs r0, r3, lsl #16 │ │ │ │ - blls d9f38 <__read_chk@plt+0x74b64> │ │ │ │ + blls d9ec4 <__read_chk@plt+0x74af0> │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ svclt 0x00d42b01 │ │ │ │ @ instruction: 0x46114651 │ │ │ │ - @ instruction: 0xf97cf0ff │ │ │ │ - blcc e82ec <__read_chk@plt+0x82f18> │ │ │ │ + @ instruction: 0xf97ef0ff │ │ │ │ + blcc e8278 <__read_chk@plt+0x82ea4> │ │ │ │ ldr r9, [fp, r1, lsl #6]! │ │ │ │ andscs r4, sl, #2424832 @ 0x250000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ - bl fe93f684 <__read_chk@plt+0xfe8da2b0> │ │ │ │ + bl ff7bf610 <__read_chk@plt+0xff75a23c> │ │ │ │ ldmdavs r3!, {r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ orrvc pc, r0, pc, asr #32 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - @ instruction: 0xf8f8f143 │ │ │ │ + @ instruction: 0xf8faf143 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmdbmi lr, {r0, r4, r7, r9, sl, fp, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - ldc2 1, cr15, [ip], #-388 @ 0xfffffe7c │ │ │ │ + blx ffa3dc2a <__read_chk@plt+0xff9d8856> │ │ │ │ ldmdavs r3!, {r0, r8, sl, fp, ip, pc} │ │ │ │ stccs 2, cr2, [r1, #-0] │ │ │ │ @ instruction: 0x4651bfd4 │ │ │ │ @ instruction: 0xf8d34611 │ │ │ │ @ instruction: 0xf0ff00bc │ │ │ │ - @ instruction: 0x1e6bf957 │ │ │ │ + @ instruction: 0x1e6bf959 │ │ │ │ ldrbt r9, [sp], -r1, lsl #6 │ │ │ │ - ldrshteq sp, [r9], -r8 │ │ │ │ + eorseq sp, r9, ip, ror #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, ip, r6, lsr #8 │ │ │ │ - eorseq sp, r9, ip, asr #9 │ │ │ │ - andseq lr, ip, lr, lsl r4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001ce3d6 │ │ │ │ - andseq lr, ip, r0, ror r3 │ │ │ │ - eoreq r6, r3, sl, asr sp │ │ │ │ - andseq lr, ip, lr, asr r3 │ │ │ │ - andseq lr, ip, r2, asr r3 │ │ │ │ - andseq lr, ip, r0, ror #6 │ │ │ │ - andseq lr, ip, r2, ror r3 │ │ │ │ - andseq lr, ip, r4, lsl #7 │ │ │ │ - andseq lr, ip, r8, lsl #7 │ │ │ │ + andseq lr, ip, lr, lsr r3 │ │ │ │ + eorseq sp, r9, r0, asr #10 │ │ │ │ + andseq lr, ip, r6, lsr r3 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq lr, ip, lr, ror #5 │ │ │ │ + andseq lr, ip, r8, lsl #5 │ │ │ │ + eoreq r6, r3, r2, ror ip │ │ │ │ + andseq lr, ip, r6, ror r2 │ │ │ │ + andseq lr, ip, sl, ror #4 │ │ │ │ + andseq lr, ip, r8, ror r2 │ │ │ │ + andseq lr, ip, sl, lsl #5 │ │ │ │ + mulseq ip, ip, r2 │ │ │ │ + andseq lr, ip, r0, lsr #5 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - andseq lr, ip, r4, asr r3 │ │ │ │ + andseq lr, ip, ip, ror #4 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - andseq lr, ip, r2, asr #3 │ │ │ │ - mulseq ip, r2, r2 │ │ │ │ ldrsbeq lr, [ip], -sl │ │ │ │ + andseq lr, ip, sl, lsr #3 │ │ │ │ + @ instruction: 0x001cdff2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febd8994 <__read_chk@plt+0xfeb735c0> │ │ │ │ + bl febd8920 <__read_chk@plt+0xfeb7354c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 1c4571c <__read_chk@plt+0x1be0348> │ │ │ │ - blmi 1c6d9b0 <__read_chk@plt+0x1c085dc> │ │ │ │ + bmi 1c456a8 <__read_chk@plt+0x1be02d4> │ │ │ │ + blmi 1c6d93c <__read_chk@plt+0x1c08568> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0x4d6f496e │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ ldrbtmi r5, [sp], #-2259 @ 0xfffff72d │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx ffb3dd42 <__read_chk@plt+0xffad896e> │ │ │ │ + blx fe5bdcce <__read_chk@plt+0xfe5588fa> │ │ │ │ stmiapl fp!, {r1, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldreq r3, [fp, -sl, lsr #2] │ │ │ │ @ instruction: 0xf8d4d509 │ │ │ │ ldrhlt r3, [r3, -ip]! │ │ │ │ tstcs r2, r3, lsl #4 │ │ │ │ @ instruction: 0xf1182001 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf504dc25 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0155114 │ │ │ │ @ instruction: 0xf0400510 │ │ │ │ ldmdbmi lr, {r2, r3, r5, r7, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e34479 │ │ │ │ - @ instruction: 0x462be958 │ │ │ │ + @ instruction: 0x462be992 │ │ │ │ cmncs r9, sl, lsr #12 │ │ │ │ @ instruction: 0xf05e9500 │ │ │ │ - ldmdacs r9!, {r0, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdacs r9!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ addshi pc, sp, r0 │ │ │ │ eorvs r6, r3, r3, ror #16 │ │ │ │ - blmi 14d4170 <__read_chk@plt+0x146ed9c> │ │ │ │ + blmi 14d40fc <__read_chk@plt+0x146ed28> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 15b888 <__read_chk@plt+0xf64b4> │ │ │ │ + blls 15b814 <__read_chk@plt+0xf6440> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ mullt r4, r4, r0 │ │ │ │ @ instruction: 0xf8d4bd70 │ │ │ │ @ instruction: 0x260000bc │ │ │ │ @ instruction: 0xf1439602 │ │ │ │ - rorslt pc, r5 @ @ │ │ │ │ + rorslt pc, r7 @ @ │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - cdp2 1, 15, cr15, cr0, cr3, {2} │ │ │ │ + cdp2 1, 15, cr15, cr2, cr3, {2} │ │ │ │ orrlt r6, r3, r3, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - cdp2 1, 14, cr15, cr10, cr3, {2} │ │ │ │ + cdp2 1, 14, cr15, cr12, cr3, {2} │ │ │ │ ldmibvs fp, {r0, r1, fp, sp, lr}^ │ │ │ │ tstle r8, r1, lsl #22 │ │ │ │ andcs r4, r5, #1146880 @ 0x118000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - stmdb r4!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - stc2 1, cr15, [lr, #-516]! @ 0xfffffdfc │ │ │ │ + ldmdb lr, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldc2l 1, cr15, [r8], {129} @ 0x81 │ │ │ │ @ instruction: 0xf8d4e04b │ │ │ │ @ instruction: 0xf14300bc │ │ │ │ - stmdacs r0, {r0, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4d03d │ │ │ │ @ instruction: 0xf14300bc │ │ │ │ - stmdavs r3, {r0, r1, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3, {r0, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorsle r2, r6, r0, lsl #22 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - cdp2 1, 12, cr15, cr12, cr3, {2} │ │ │ │ + cdp2 1, 12, cr15, cr14, cr3, {2} │ │ │ │ ldmibvs fp, {r0, r1, fp, sp, lr}^ │ │ │ │ fstmdbxle lr!, {d2-d1} @ Deprecated │ │ │ │ andcs r4, r5, #56, 18 @ 0xe0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r0, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d44606 │ │ │ │ @ instruction: 0xf14300bc │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4d04b │ │ │ │ @ instruction: 0xf14300bc │ │ │ │ - stmdavs r3, {r0, r1, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3, {r0, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ suble r2, r4, r0, lsl #22 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ - cdp2 1, 11, cr15, cr0, cr3, {2} │ │ │ │ + cdp2 1, 11, cr15, cr2, cr3, {2} │ │ │ │ ldmibvs sl, {r0, r1, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf44f4b2c │ │ │ │ stmiapl sp!, {r5, r7, r8, lr}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andvs lr, r0, #3358720 @ 0x334000 │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ - b fff3f86c <__read_chk@plt+0xffeda498> │ │ │ │ + bl dbf7f8 <__read_chk@plt+0xd5a424> │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ svccs 0x00fff883 │ │ │ │ - stc2l 1, cr15, [sl], #516 @ 0x204 │ │ │ │ + ldc2 1, cr15, [r4], {129} @ 0x81 │ │ │ │ stmdbmi r3!, {r0, r1, r2, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e34479 │ │ │ │ - @ instruction: 0xf181e8d8 │ │ │ │ - movwcs pc, #3297 @ 0xce1 @ │ │ │ │ + @ instruction: 0xf181e912 │ │ │ │ + movwcs pc, #3211 @ 0xc8b @ │ │ │ │ ldrmi r2, [sl], -r4, lsl #2 │ │ │ │ cmncs r9, r0, lsl #2 │ │ │ │ @ instruction: 0xf05e9002 │ │ │ │ - blls 1406b8 <__read_chk@plt+0xdb2e4> │ │ │ │ + blls 14064c <__read_chk@plt+0xdb278> │ │ │ │ tstlt r3, r5, lsl #12 │ │ │ │ @ instruction: 0xf168a802 │ │ │ │ - @ instruction: 0x2d79f98d │ │ │ │ + @ instruction: 0x2d79f937 │ │ │ │ ldmib r4, {r0, r1, r4, ip, lr, pc}^ │ │ │ │ cmplt r9, pc, lsr #2 │ │ │ │ mlascc ip, r1, r8, pc @ │ │ │ │ @ instruction: 0xf0036b8a │ │ │ │ strcs r0, [r1, #-769] @ 0xfffffcff │ │ │ │ @ instruction: 0xf13f9500 │ │ │ │ - stmdavs r3!, {r0, r3, r4, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r3, r4, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strb r6, [r9, -r3, lsr #32]! │ │ │ │ strmi r2, [fp], -r1, lsl #4 │ │ │ │ andcs lr, r0, #64225280 @ 0x3d40000 │ │ │ │ @ instruction: 0x2100e7be │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xf7e3fd0f │ │ │ │ - svclt 0x0000e834 │ │ │ │ - eorseq sp, r9, r2, ror #1 │ │ │ │ + svclt 0x0000e86e │ │ │ │ + eorseq sp, r9, r6, asr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001ce1f6 │ │ │ │ - ldrsbteq sp, [r9], -r6 │ │ │ │ + andseq lr, ip, lr, lsl #2 │ │ │ │ + eorseq sp, r9, sl, asr #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, ip, ip, asr #4 │ │ │ │ - eorseq sp, r9, ip, rrx │ │ │ │ - andseq lr, ip, r2, ror #2 │ │ │ │ - andseq lr, ip, r2, asr r1 │ │ │ │ + andseq lr, ip, r4, ror #2 │ │ │ │ + eorseq sp, r9, r0, ror #1 │ │ │ │ + andseq lr, ip, sl, ror r0 │ │ │ │ + andseq lr, ip, sl, rrx │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq lr, ip, r4, lsr #2 │ │ │ │ - blmi 1efde8 <__read_chk@plt+0x18aa14> │ │ │ │ + andseq lr, ip, ip, lsr r0 │ │ │ │ + blmi 1efd74 <__read_chk@plt+0x18a9a0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 193750 <__read_chk@plt+0x12e37c> │ │ │ │ + blmi 1936dc <__read_chk@plt+0x12e308> │ │ │ │ ldrmi r2, [r0], -r0, lsl #4 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq fp, pc, ip, lsl #13 │ │ │ │ - eorseq fp, pc, r0, lsl #13 │ │ │ │ + eorseq fp, pc, r0, lsl #14 │ │ │ │ + ldrshteq fp, [pc], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl febd8bac <__read_chk@plt+0xfeb737d8> │ │ │ │ + bl febd8b38 <__read_chk@plt+0xfeb73764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 14, 4, cr0, cr6, cr0, {7} │ │ │ │ mcrrmi 0, 12, fp, r6, cr7 │ │ │ │ ldrbtmi r2, [lr], #-257 @ 0xfffffeff │ │ │ │ vstrmi s9, [r6, #-276] @ 0xfffffeec │ │ │ │ - blmi 1212bac <__read_chk@plt+0x11ad7d8> │ │ │ │ + blmi 1212b38 <__read_chk@plt+0x11ad764> │ │ │ │ ldrbtmi r5, [sp], #-2356 @ 0xfffff6cc │ │ │ │ strbls r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0x46046191 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ andcs fp, r0, r3, lsr #3 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - blx dbdf8a <__read_chk@plt+0xd58bb6> │ │ │ │ + blx ff83df14 <__read_chk@plt+0xff7d8b40> │ │ │ │ @ instruction: 0xb1286830 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ @ instruction: 0x0115f890 │ │ │ │ sbceq pc, r0, r0, asr #7 │ │ │ │ - blx bbdf94 <__read_chk@plt+0xb58bc0> │ │ │ │ + @ instruction: 0xf9d6f165 │ │ │ │ @ instruction: 0xf1656830 │ │ │ │ - andcs pc, r1, r3, asr #19 │ │ │ │ - @ instruction: 0xf83af081 │ │ │ │ + andcs pc, r1, sp, ror #18 │ │ │ │ + @ instruction: 0xf83cf081 │ │ │ │ @ instruction: 0xf0142000 │ │ │ │ - msrlt LR_irq, r3 │ │ │ │ + msrlt LR_irq, r5 │ │ │ │ @ instruction: 0xf0142000 │ │ │ │ - @ instruction: 0xf15eff9f │ │ │ │ - ldmdbmi r0!, {r0, r1, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf15effa1 │ │ │ │ + ldmdbmi r0!, {r0, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx fedbdfac <__read_chk@plt+0xfed58bd8> │ │ │ │ + blx 183df38 <__read_chk@plt+0x17d8b64> │ │ │ │ stccs 6, cr4, [r0], {34} @ 0x22 │ │ │ │ pushmi {r1, r3, r6, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx febbdfbc <__read_chk@plt+0xfeb58be8> │ │ │ │ + blx 163df48 <__read_chk@plt+0x15d8b74> │ │ │ │ andcs r4, r1, fp, lsr #18 │ │ │ │ @ instruction: 0xf1614479 │ │ │ │ - stmdbmi sl!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi sl!, {r0, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmda lr, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbmi r8!, {r4, r6, r8, r9, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3589 @ 0xfffff1fb │ │ │ │ - stmda r8!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r2!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r9, r1, #0 │ │ │ │ @ instruction: 0x46304619 │ │ │ │ - b dbf9f8 <__read_chk@plt+0xd5a624> │ │ │ │ + b 1c3f984 <__read_chk@plt+0x1bda5b0> │ │ │ │ movwcs r4, #2081 @ 0x821 │ │ │ │ rscscc pc, pc, r6, lsl #17 │ │ │ │ - bmi 889e7c <__read_chk@plt+0x824aa8> │ │ │ │ + bmi 889e08 <__read_chk@plt+0x824a34> │ │ │ │ stmdapl r8!, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ stmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - stc 7, cr15, [sl], {226} @ 0xe2 │ │ │ │ + stcl 7, cr15, [r4], {226} @ 0xe2 │ │ │ │ stmiapl fp!, {r0, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xb1286818 │ │ │ │ stmiapl fp!, {r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ ldrmi r9, [r9], -r3, lsl #6 │ │ │ │ - @ instruction: 0xf854f161 │ │ │ │ - ldc2 7, cr15, [sl], #908 @ 0x38c │ │ │ │ + @ instruction: 0xfffef160 │ │ │ │ + ldc2l 7, cr15, [r4], #908 @ 0x38c │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - bl fe3bfa2c <__read_chk@plt+0xfe35a658> │ │ │ │ + bl ff23f9b8 <__read_chk@plt+0xff1da5e4> │ │ │ │ andcs r4, r5, #376832 @ 0x5c000 │ │ │ │ ldrbtmi sl, [r9], #-3589 @ 0xfffff1fb │ │ │ │ - svc 0x00fef7e2 │ │ │ │ + ldmda r8!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7e34630 │ │ │ │ - ldrb lr, [r3, sl, lsl #20] │ │ │ │ + ldrb lr, [r3, r4, asr #20] │ │ │ │ ldrbtmi r4, [sl], #-2576 @ 0xfffff5f0 │ │ │ │ svclt 0x0000e7b1 │ │ │ │ - eorseq ip, r9, sl, asr #29 │ │ │ │ + eorseq ip, r9, lr, lsr pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, pc, r4, asr r6 @ │ │ │ │ - ldrhteq ip, [r9], -lr │ │ │ │ + eorseq fp, pc, r8, asr #13 │ │ │ │ + eorseq ip, r9, r2, lsr pc │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, ip, r6, lsr r0 │ │ │ │ - andseq lr, ip, r6, asr r0 │ │ │ │ - andseq lr, ip, r4, rrx │ │ │ │ - andseq lr, ip, sl, lsl #1 │ │ │ │ - andseq lr, ip, sl, lsl #1 │ │ │ │ + andseq sp, ip, lr, asr #30 │ │ │ │ + andseq sp, ip, lr, ror #30 │ │ │ │ + andseq sp, ip, ip, ror pc │ │ │ │ + andseq sp, ip, r2, lsr #31 │ │ │ │ + andseq sp, ip, r2, lsr #31 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrheq lr, [ip], -r8 │ │ │ │ + @ instruction: 0x001cdfd0 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ andeq r0, r0, r4, asr #21 │ │ │ │ - andseq lr, ip, r2, rrx │ │ │ │ - strdeq r3, [r1], -lr @ │ │ │ │ + andseq sp, ip, sl, ror pc │ │ │ │ + eoreq r3, r1, r6, lsl sp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febd8d14 <__read_chk@plt+0xfeb73940> │ │ │ │ + bl febd8ca0 <__read_chk@plt+0xfeb738cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ svcvs 0x00960fe0 │ │ │ │ svcmi 0x0063b083 │ │ │ │ @ instruction: 0x46044615 │ │ │ │ mcrcs 4, 0, r4, cr0, cr15, {3} │ │ │ │ addshi pc, r2, r0 │ │ │ │ andcs r4, r0, #96, 22 @ 0x18000 │ │ │ │ @@ -29168,452 +29139,452 @@ │ │ │ │ cmncs r4, #61341696 @ 0x3a80000 │ │ │ │ @ instruction: 0xe7e76033 │ │ │ │ eorsvs r2, r3, fp, ror #6 │ │ │ │ ldmdavs r3!, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ stmibvs r8!, {r3, r4, r5, r6, r8, sp}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ rsbsvs r0, r3, fp, asr r9 │ │ │ │ - ldc2l 0, cr15, [r0, #-180]! @ 0xffffff4c │ │ │ │ + ldc2l 0, cr15, [r2, #-180]! @ 0xffffff4c │ │ │ │ stmdbvs sl!, {r0, r1, r4, r5, r6, fp, sp, lr} │ │ │ │ cmple r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf105b11a │ │ │ │ - @ instruction: 0xf1680010 │ │ │ │ - ldmdbmi sl!, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1670010 │ │ │ │ + ldmdbmi sl!, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - @ instruction: 0xf181ef6c │ │ │ │ - ldmdavs fp!, {r0, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf181efa6 │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r6, lr, r8, lsr #2 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbtmi r4, [sl], #-2612 @ 0xfffff5cc │ │ │ │ smlalsne pc, r4, r3, r8 @ │ │ │ │ tstpeq r8, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r3, lsl #17 │ │ │ │ andls r4, r1, r1, lsr fp │ │ │ │ andls r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ vand q9, q0, q12 │ │ │ │ stmibvs r8!, {r1, r3, r4, r9, ip, sp}^ │ │ │ │ - stc2 0, cr15, [r2], #180 @ 0xb4 │ │ │ │ + stc2 0, cr15, [r4], #180 @ 0xb4 │ │ │ │ ldmdavc fp, {r0, r1, r3, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ mvnseq pc, #3 │ │ │ │ tstle r8, r0, lsl fp │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ strd r2, [lr], -r4 │ │ │ │ eorsvs r2, r3, sl, ror r3 │ │ │ │ stmdbmi r4!, {r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - andcs lr, r2, #58, 30 @ 0xe8 │ │ │ │ + andcs lr, r2, #116, 30 @ 0x1d0 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0812004 │ │ │ │ - andcs pc, r0, fp, lsl lr @ │ │ │ │ + andcs pc, r0, sp, lsl lr @ │ │ │ │ cmncs r5, #38535168 @ 0x24c0000 │ │ │ │ @ instruction: 0xe78f6033 │ │ │ │ @ instruction: 0xf1682008 │ │ │ │ - movwcs pc, #2409 @ 0x969 @ │ │ │ │ + movwcs pc, #2323 @ 0x913 @ │ │ │ │ strmi r6, [r6], -r8, lsr #15 │ │ │ │ subvs r6, r3, r3 │ │ │ │ cmncs sp, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xe7836033 │ │ │ │ ldrbtmi r4, [r8], #-2070 @ 0xfffff7ea │ │ │ │ mrc2 7, 4, pc, cr10, cr15, {7} │ │ │ │ @ instruction: 0xf105b11a │ │ │ │ @ instruction: 0xf1670010 │ │ │ │ - ldmdbmi r3, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r3, {r0, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - @ instruction: 0xf181ef14 │ │ │ │ - ldmdavs fp!, {r0, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf181ef4e │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r6, lr, r8, lsr #2 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbtmi r4, [sl], #-2573 @ 0xfffff5f3 │ │ │ │ smlalsne pc, r4, r3, r8 @ │ │ │ │ tstpeq r8, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r3, lsl #17 │ │ │ │ andls r4, r1, sl, lsl #22 │ │ │ │ @ instruction: 0xe7a6447b │ │ │ │ - eorseq ip, r9, r0, ror #26 │ │ │ │ + ldrsbteq ip, [r9], -r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, ip, r4, lsr #19 │ │ │ │ - andseq sp, ip, lr, ror #30 │ │ │ │ - @ instruction: 0x001dbab8 │ │ │ │ - andseq sp, ip, ip, lsr #30 │ │ │ │ - andseq sp, ip, r2, asr #30 │ │ │ │ - @ instruction: 0x001cdebc │ │ │ │ - @ instruction: 0x001cdeba │ │ │ │ - andseq fp, sp, r8, lsl #20 │ │ │ │ + andseq sp, ip, r0, asr #17 │ │ │ │ + andseq sp, ip, r6, lsl #29 │ │ │ │ + @ instruction: 0x001db9d0 │ │ │ │ + andseq sp, ip, r4, asr #28 │ │ │ │ + andseq sp, ip, sl, asr lr │ │ │ │ + @ instruction: 0x001cddd4 │ │ │ │ + @ instruction: 0x001cddd2 │ │ │ │ + andseq fp, sp, r0, lsr #18 │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ @ instruction: 0x47706998 │ │ │ │ - eorseq fp, pc, lr, lsr r3 @ │ │ │ │ + ldrhteq fp, [pc], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl febd8ee8 <__read_chk@plt+0xfeb73b14> │ │ │ │ + bl febd8e74 <__read_chk@plt+0xfeb73aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff8 │ │ │ │ strmi ip, [ip], -r4, lsr #32 │ │ │ │ ldrd pc, [r0], -pc @ │ │ │ │ ldrbtmi r4, [ip], #1539 @ 0x603 │ │ │ │ ldrbtmi r4, [sl], #-2567 @ 0xfffff5f9 │ │ │ │ andne pc, lr, ip, asr r8 @ │ │ │ │ tstcs r1, r8, lsl #16 │ │ │ │ - bl 123fc94 <__read_chk@plt+0x11da8c0> │ │ │ │ + bl fe0bfc20 <__read_chk@plt+0xfe05a84c> │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ - svclt 0x0000ea56 │ │ │ │ - eorseq ip, r9, sl, lsl #23 │ │ │ │ + svclt 0x0000ea90 │ │ │ │ + ldrshteq ip, [r9], -lr │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - eorseq pc, r1, lr, asr #16 │ │ │ │ + eorseq pc, r1, r6, asr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febd8f28 <__read_chk@plt+0xfeb73b54> │ │ │ │ + bl febd8eb4 <__read_chk@plt+0xfeb73ae0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 4c5cf0 <__read_chk@plt+0x46091c> │ │ │ │ - bmi 4edf3c <__read_chk@plt+0x488b68> │ │ │ │ + blmi 4c5c7c <__read_chk@plt+0x4608a8> │ │ │ │ + bmi 4edec8 <__read_chk@plt+0x488af4> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133100 │ │ │ │ tstle lr, r8, lsl #6 │ │ │ │ rsbcs r4, lr, #12, 16 @ 0xc0000 │ │ │ │ ldrmi r2, [r1], -r1, lsl #8 │ │ │ │ ldrbtmi r9, [r8], #-1024 @ 0xfffffc00 │ │ │ │ - @ instruction: 0xf946f05e │ │ │ │ + @ instruction: 0xf948f05e │ │ │ │ rsbseq pc, r9, r0, lsr #3 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ andlt r0, r2, r0, asr #18 │ │ │ │ stmdami r6, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ svclt 0x0000ffb7 │ │ │ │ - eorseq ip, r9, r0, asr fp │ │ │ │ + eorseq ip, r9, r4, asr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, ip, r6, asr #29 │ │ │ │ - andseq sp, ip, r8, ror #28 │ │ │ │ + @ instruction: 0x001cddde │ │ │ │ + andseq sp, ip, r0, lsl #27 │ │ │ │ andcs r4, r1, #11534336 @ 0xb00000 │ │ │ │ ldmvs r8, {r0, r6, r7, r9, ip, sp, pc} │ │ │ │ - bllt feabe028 <__read_chk@plt+0xfea58c54> │ │ │ │ + bllt feb3dfb4 <__read_chk@plt+0xfead8be0> │ │ │ │ andcs r4, r1, #11534336 @ 0xb00000 │ │ │ │ ldmvs r8, {r0, r9, sl, lr} │ │ │ │ - bllt dbe034 <__read_chk@plt+0xd58c60> │ │ │ │ + bllt e3dfc0 <__read_chk@plt+0xdd8bec> │ │ │ │ andcs r6, r1, #128, 16 @ 0x800000 │ │ │ │ - ldclt 0, cr15, [r4], #664 @ 0x298 │ │ │ │ + ldclt 0, cr15, [r6], #664 @ 0x298 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl febd8fac <__read_chk@plt+0xfeb73bd8> │ │ │ │ + bl febd8f38 <__read_chk@plt+0xfeb73b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 505d74 <__read_chk@plt+0x4a09a0> │ │ │ │ - blmi 52dfc4 <__read_chk@plt+0x4c8bf0> │ │ │ │ + bmi 505d00 <__read_chk@plt+0x4a092c> │ │ │ │ + blmi 52df50 <__read_chk@plt+0x4c8b7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xf95cf0d1 │ │ │ │ + @ instruction: 0xf95ef0d1 │ │ │ │ teqlt r8, r0 │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0004610 │ │ │ │ @ instruction: 0x4668f875 │ │ │ │ - @ instruction: 0xf974f0fc │ │ │ │ - blmi 294604 <__read_chk@plt+0x22f230> │ │ │ │ + @ instruction: 0xf976f0fc │ │ │ │ + blmi 294590 <__read_chk@plt+0x22f1bc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls dbe50 <__read_chk@plt+0x76a7c> │ │ │ │ + blls dbddc <__read_chk@plt+0x76a08> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7e2fb04 │ │ │ │ - svclt 0x0000ede2 │ │ │ │ - eorseq ip, r9, ip, asr #21 │ │ │ │ + svclt 0x0000ee1c │ │ │ │ + eorseq ip, r9, r0, asr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r9, r4, lsr #21 │ │ │ │ + eorseq ip, r9, r8, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febd9010 <__read_chk@plt+0xfeb73c3c> │ │ │ │ + bl febd8f9c <__read_chk@plt+0xfeb73bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3c5df8 <__read_chk@plt+0x360a24> │ │ │ │ + blmi 3c5d84 <__read_chk@plt+0x3609b0> │ │ │ │ ldrbtmi r4, [fp], #-2573 @ 0xfffff5f3 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdmi pc, [r4, #-131] @ 0xffffff7d │ │ │ │ stccc 1, cr11, [r4], {92} @ 0x5c │ │ │ │ ldmdavc fp, {r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0d1b13b │ │ │ │ - msrlt R8_fiq, r1 │ │ │ │ + msrlt R8_fiq, r3 │ │ │ │ svccc 0x0004f854 │ │ │ │ - blcs 936a4 <__read_chk@plt+0x2e2d0> │ │ │ │ + blcs 93630 <__read_chk@plt+0x2e25c> │ │ │ │ strdcs sp, [r1], -r5 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - eorseq ip, r9, sl, ror #20 │ │ │ │ + ldrsbteq ip, [r9], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl febd905c <__read_chk@plt+0xfeb73c88> │ │ │ │ + bl febd8fe8 <__read_chk@plt+0xfeb73c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0830ff8 │ │ │ │ - pop {r0, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + pop {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf08b4008 │ │ │ │ - svclt 0x0000b817 │ │ │ │ + svclt 0x0000b819 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febd9078 <__read_chk@plt+0xfeb73ca4> │ │ │ │ + bl febd9004 <__read_chk@plt+0xfeb73c30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ @ instruction: 0x460f2018 │ │ │ │ - @ instruction: 0xf1684616 │ │ │ │ - strmi pc, [r4], -pc, asr #16 │ │ │ │ + @ instruction: 0xf1674616 │ │ │ │ + @ instruction: 0x4604fff9 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #6 │ │ │ │ rsbvs r6, r3, r3, lsr #32 │ │ │ │ rscvs r6, r3, r3, lsr #1 │ │ │ │ cmnvs r3, r3, lsr #2 │ │ │ │ - blx 53e4a4 <__read_chk@plt+0x4d90d0> │ │ │ │ + @ instruction: 0xf9bcf181 │ │ │ │ tstlt lr, r0, rrx │ │ │ │ @ instruction: 0xf0438a23 │ │ │ │ eorhi r0, r3, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xb12b682b │ │ │ │ ldmdbvs fp, {r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldreq pc, [r4, #-256] @ 0xffffff00 │ │ │ │ ldcllt 0, cr6, [r8, #176]! @ 0xb0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febd90c8 <__read_chk@plt+0xfeb73cf4> │ │ │ │ + bl febd9054 <__read_chk@plt+0xfeb73c80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46060ed0 │ │ │ │ strmi r4, [ip], -r8, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2344 @ 0xfffff6d8 │ │ │ │ sbclt r4, r7, r8, lsr #22 │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cmpls r5, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ eorsle r2, fp, r0, lsl #20 │ │ │ │ ldmpl fp, {r2, r5, r9, fp, lr} │ │ │ │ mvnlt r6, sp, lsl r8 │ │ │ │ andcs r4, r5, #573440 @ 0x8c000 │ │ │ │ svcge 0x00052000 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - blmi 8fd65c <__read_chk@plt+0x898288> │ │ │ │ + blmi 8fd6d0 <__read_chk@plt+0x8982fc> │ │ │ │ andcs r9, r1, #2097152 @ 0x200000 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ vst4.8 {d19-d22}, [pc], r0 │ │ │ │ ldrtmi r7, [r8], -r0, lsl #7 │ │ │ │ @ instruction: 0x463e4619 │ │ │ │ - svc 0x00dcf7e2 │ │ │ │ + ldmda r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ - bmi 70e370 <__read_chk@plt+0x6a8f9c> │ │ │ │ + bmi 70e2fc <__read_chk@plt+0x6a8f28> │ │ │ │ tstcs r1, r3, lsr r6 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - b dbfeb8 <__read_chk@plt+0xd5aae4> │ │ │ │ + b 1c3fe44 <__read_chk@plt+0x1bdaa70> │ │ │ │ stmdavs r3!, {r2, r5, r6, r8, ip, sp, pc} │ │ │ │ mrcmi 1, 0, fp, cr6, cr3, {2} │ │ │ │ @ instruction: 0x4632447e │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ - b b3fecc <__read_chk@plt+0xadaaf8> │ │ │ │ + b 19bfe58 <__read_chk@plt+0x195aa84> │ │ │ │ svccc 0x0004f854 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blmi 314794 <__read_chk@plt+0x2af3c0> │ │ │ │ + blmi 314720 <__read_chk@plt+0x2af34c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 11dbfc0 <__read_chk@plt+0x1176bec> │ │ │ │ + blls 11dbf4c <__read_chk@plt+0x1176b78> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_und │ │ │ │ ldcllt 0, cr11, [r0, #284]! @ 0x11c │ │ │ │ ldmpl fp, {r2, r3, r9, fp, lr} │ │ │ │ mcrcs 8, 0, r6, cr0, cr13, {0} │ │ │ │ @ instruction: 0xe7dfd1d9 │ │ │ │ - stc 7, cr15, [r4, #-904]! @ 0xfffffc78 │ │ │ │ - eorseq ip, r9, lr, lsr #19 │ │ │ │ + ldcl 7, cr15, [lr, #-904] @ 0xfffffc78 │ │ │ │ + eorseq ip, r9, r2, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r9, r8, lsr #19 │ │ │ │ + eorseq ip, r9, ip, lsl sl │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq lr, ip, r0, asr r7 │ │ │ │ - @ instruction: 0x001da8dc │ │ │ │ - eorseq pc, r1, r2, lsr #12 │ │ │ │ - eorseq pc, r1, r4, lsl r6 @ │ │ │ │ - eorseq ip, r9, r4, lsr r9 │ │ │ │ + andseq lr, ip, r8, ror #12 │ │ │ │ + @ instruction: 0x001da7f4 │ │ │ │ + eorseq pc, r1, sl, lsr #10 │ │ │ │ + eorseq pc, r1, ip, lsl r5 @ │ │ │ │ + eorseq ip, r9, r8, lsr #19 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ - bmi fe3ee1dc <__read_chk@plt+0xfe388e08> │ │ │ │ + bmi fe3ee168 <__read_chk@plt+0xfe388d94> │ │ │ │ stmibmi sp, {r1, r8, ip, pc} │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strcs r8, [r0], #-238 @ 0xffffff12 │ │ │ │ - @ instruction: 0xf97cf181 │ │ │ │ + @ instruction: 0xf926f181 │ │ │ │ streq lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x212780e8 │ │ │ │ @ instruction: 0xf7e33401 │ │ │ │ - teqlt r0, ip, lsl #19 │ │ │ │ + teqlt r0, r6, asr #19 │ │ │ │ @ instruction: 0x21273001 │ │ │ │ @ instruction: 0xf7e33401 │ │ │ │ - stmdacs r0, {r1, r2, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strdne sp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ adceq r3, r4, r4, lsl #8 │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - qadd8mi pc, r2, r7 @ │ │ │ │ + strtmi pc, [r2], -r1, asr #30 │ │ │ │ andls r2, r8, r0, lsl #2 │ │ │ │ - b 73ff8c <__read_chk@plt+0x6dabb8> │ │ │ │ + b 15bff18 <__read_chk@plt+0x155ab44> │ │ │ │ stccs 12, cr9, [r0], {7} │ │ │ │ @ instruction: 0xf8dfd042 │ │ │ │ @ instruction: 0xf04fa1e0 │ │ │ │ - blmi 1e44c14 <__read_chk@plt+0x1ddf840> │ │ │ │ + blmi 1e44ba0 <__read_chk@plt+0x1ddf7cc> │ │ │ │ @ instruction: 0xf8df465f │ │ │ │ ldrbtmi r9, [sl], #476 @ 0x1dc │ │ │ │ @ instruction: 0x46d0447b │ │ │ │ movwls r4, #13561 @ 0x34f9 │ │ │ │ @ instruction: 0x4620b33f │ │ │ │ @ instruction: 0xf7e32127 │ │ │ │ - strmi lr, [r4], -r4, ror #18 │ │ │ │ + @ instruction: 0x4604e99e │ │ │ │ mcrrne 3, 7, fp, r5, cr0 │ │ │ │ strtmi r2, [r8], -r7, lsr #2 │ │ │ │ - ldmdb ip, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r6], -r0, lsl #6 │ │ │ │ andcs r7, r7, #3 │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ - ldmda lr!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavc r3!, {r6, r8, ip, sp, pc}^ │ │ │ │ teqle r6, r3, asr #22 │ │ │ │ - blcs 1160204 <__read_chk@plt+0x10fae30> │ │ │ │ + blcs 1160190 <__read_chk@plt+0x10fadbc> │ │ │ │ stmiavc fp!, {r0, r1, r4, r5, r8, ip, lr, pc} │ │ │ │ teqle r0, sp, lsr fp │ │ │ │ andcs r1, r0, #116, 24 @ 0x7400 │ │ │ │ ldrmi r4, [r1], -r8, lsr #12 │ │ │ │ @ instruction: 0xff2af7ff │ │ │ │ ldrbmi r2, [r0], r7, lsr #6 │ │ │ │ svccs 0x00007033 │ │ │ │ @ instruction: 0xf1bbd1d7 │ │ │ │ rsbsle r0, sl, r0, lsl #30 │ │ │ │ @ instruction: 0x21274620 │ │ │ │ - ldmdb r8!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdhi pc, [ip], -sp │ │ │ │ strmi r2, [r4], -r0, lsl #14 │ │ │ │ bicsle r2, r0, r0, lsl #16 │ │ │ │ stmdbls r8, {r9, sp} │ │ │ │ @ instruction: 0xf7ff4610 │ │ │ │ stmdage r8, {r0, r1, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf812f0fc │ │ │ │ + @ instruction: 0xf814f0fc │ │ │ │ @ instruction: 0xf167a807 │ │ │ │ - bmi 15c17cc <__read_chk@plt+0x155c3f8> │ │ │ │ + bmi 15c1600 <__read_chk@plt+0x155c22c> │ │ │ │ ldrbtmi r4, [sl], #-2894 @ 0xfffff4b2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r2, r0, asr #32 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ stmdbmi lr, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdacs r0, {r3, r4, r5, fp, sp, lr, pc} │ │ │ │ stmdbmi fp, {r1, r2, r6, r7, ip, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r4, lsl #4 │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdacs r0, {r4, r5, fp, sp, lr, pc} │ │ │ │ stmdbmi r8, {r1, r2, r3, r4, r5, r7, ip, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r9, lsl #4 │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdacs r0, {r3, r5, fp, sp, lr, pc} │ │ │ │ stmdbmi r5, {r1, r2, r4, r5, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0x46282214 │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdacs r0, {r1, r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdacs r0, {r5, fp, sp, lr, pc} │ │ │ │ stmdbmi r2, {r1, r2, r3, r5, r7, ip, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r8, lsl #4 │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdacs r0, {r3, r4, fp, sp, lr, pc} │ │ │ │ strbmi sp, [r0], -r6, lsr #1 │ │ │ │ - cdp 7, 13, cr15, cr2, cr2, {7} │ │ │ │ + svc 0x000cf7e2 │ │ │ │ strtmi r9, [r8], -r4 │ │ │ │ - cdp 7, 12, cr15, cr14, cr2, {7} │ │ │ │ - bls 2a8d34 <__read_chk@plt+0x243960> │ │ │ │ - b 1453188 <__read_chk@plt+0x13eddb4> │ │ │ │ - bl 242f58 <__read_chk@plt+0x1ddb84> │ │ │ │ + svc 0x0008f7e2 │ │ │ │ + bls 2a8cc0 <__read_chk@plt+0x2438ec> │ │ │ │ + b 1453114 <__read_chk@plt+0x13edd40> │ │ │ │ + bl 242ee4 <__read_chk@plt+0x1ddb10> │ │ │ │ ldmne r1, {sl, fp}^ │ │ │ │ svceq 0x004af1bc │ │ │ │ @ instruction: 0xf10bd921 │ │ │ │ stmib sp, {r0, r8, r9, fp}^ │ │ │ │ svccs 0x00003204 │ │ │ │ andcc sp, r3, r3, lsr r1 │ │ │ │ @ instruction: 0xf1674634 │ │ │ │ - smlattcs r1, pc, lr, pc @ │ │ │ │ + @ instruction: 0x2101fe99 │ │ │ │ andcc lr, r4, #3620864 @ 0x374000 │ │ │ │ - bls 296494 <__read_chk@plt+0x2310c0> │ │ │ │ + bls 296420 <__read_chk@plt+0x23104c> │ │ │ │ @ instruction: 0xf04f58d0 │ │ │ │ - blmi bced58 <__read_chk@plt+0xb69984> │ │ │ │ + blmi bcece4 <__read_chk@plt+0xb69910> │ │ │ │ strhi lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf7e3447b │ │ │ │ - @ instruction: 0x2327e81c │ │ │ │ - blcc 10017c <__read_chk@plt+0x9ada8> │ │ │ │ + @ instruction: 0x2327e856 │ │ │ │ + blcc 100108 <__read_chk@plt+0x9ad34> │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8ddd184 │ │ │ │ ldrbmi r8, [pc], -r8 │ │ │ │ @ instruction: 0xb327e755 │ │ │ │ @ instruction: 0x464158d0 │ │ │ │ @ instruction: 0xf7e29304 │ │ │ │ - bls 2bd008 <__read_chk@plt+0x257c34> │ │ │ │ - blls 193a30 <__read_chk@plt+0x12e65c> │ │ │ │ + bls 2bd07c <__read_chk@plt+0x257ca8> │ │ │ │ + blls 1939bc <__read_chk@plt+0x12e5e8> │ │ │ │ ldmpl r0, {r2, r4, r5, r6, sl, fp, ip}^ │ │ │ │ - bl fe6c011c <__read_chk@plt+0xfe65ad48> │ │ │ │ - blls 1a89b8 <__read_chk@plt+0x1435e4> │ │ │ │ + bl ff5400a8 <__read_chk@plt+0xff4dacd4> │ │ │ │ + blls 1a8944 <__read_chk@plt+0x143570> │ │ │ │ @ instruction: 0xf7e258d0 │ │ │ │ - @ instruction: 0x4607ee90 │ │ │ │ + strmi lr, [r7], -sl, asr #29 │ │ │ │ stmib sp, {r2, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrcs r0, [r0], #-7 │ │ │ │ stmdavs sp, {r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e24628 │ │ │ │ - blmi 6bdbcc <__read_chk@plt+0x6587f8> │ │ │ │ + blmi 6bdc40 <__read_chk@plt+0x65886c> │ │ │ │ eorcs r1, r7, #2686976 @ 0x290000 │ │ │ │ ldmdahi pc, {r0, r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ eorpl r7, pc, #10158080 @ 0x9b0000 │ │ │ │ eorsvc r7, r2, fp, lsl #1 │ │ │ │ subcs lr, ip, r7, asr r7 │ │ │ │ smlabtcc r4, sp, r9, lr │ │ │ │ - cdp2 1, 10, cr15, cr12, cr7, {3} │ │ │ │ - bls 2a85e8 <__read_chk@plt+0x243214> │ │ │ │ + cdp2 1, 5, cr15, cr6, cr7, {3} │ │ │ │ + bls 2a8574 <__read_chk@plt+0x2431a0> │ │ │ │ andvs r9, r8, r4, lsl #22 │ │ │ │ @ instruction: 0x701758d2 │ │ │ │ strb r9, [sp, r8, lsl #20] │ │ │ │ - bl ffbc016c <__read_chk@plt+0xffb5ad98> │ │ │ │ + stc 7, cr15, [r6], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq ip, [r9], -r0 │ │ │ │ - andseq r4, sp, sl, ror pc │ │ │ │ - andseq ip, pc, r8, lsr #23 │ │ │ │ - andseq lr, ip, ip, lsr r6 │ │ │ │ - ldrsbteq ip, [r9], -sl │ │ │ │ - mulseq ip, ip, r5 │ │ │ │ - mulseq ip, r4, r5 │ │ │ │ - andseq lr, ip, ip, lsl #11 │ │ │ │ - andseq lr, ip, r8, lsl #11 │ │ │ │ - mulseq ip, r0, r5 │ │ │ │ - andseq lr, ip, r4, asr #10 │ │ │ │ - @ instruction: 0x001ce4f0 │ │ │ │ + eorseq ip, r9, r4, asr #18 │ │ │ │ + mulseq sp, r2, lr │ │ │ │ + andseq ip, pc, r0, asr #21 │ │ │ │ + andseq lr, ip, r4, asr r5 │ │ │ │ + eorseq ip, r9, lr, asr #16 │ │ │ │ + @ instruction: 0x001ce4b4 │ │ │ │ + andseq lr, ip, ip, lsr #9 │ │ │ │ + andseq lr, ip, r4, lsr #9 │ │ │ │ + andseq lr, ip, r0, lsr #9 │ │ │ │ + andseq lr, ip, r8, lsr #9 │ │ │ │ + andseq lr, ip, ip, asr r4 │ │ │ │ + andseq lr, ip, r8, lsl #8 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ strtcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb089 │ │ │ │ strcs r3, [r0], #-1060 @ 0xfffffbdc │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ strls r5, [r5], #-1056 @ 0xfffffbe0 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #30747 @ 0x781b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strmi r8, [r6], -r7, lsl #1 │ │ │ │ - ldc 7, cr15, [r2, #-904] @ 0xfffffc78 │ │ │ │ + stcl 7, cr15, [ip, #-904] @ 0xfffffc78 │ │ │ │ strmi r6, [r7], -r3, lsl #16 │ │ │ │ @ instruction: 0xf8337832 │ │ │ │ @ instruction: 0xf4133012 │ │ │ │ @ instruction: 0xf0406100 │ │ │ │ - bcs a24bc <__read_chk@plt+0x3d0e8> │ │ │ │ + bcs a2448 <__read_chk@plt+0x3d074> │ │ │ │ tstphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8124632 │ │ │ │ - blcs b91e78 <__read_chk@plt+0xb2caa4> │ │ │ │ + blcs b91e04 <__read_chk@plt+0xb2ca30> │ │ │ │ tstcc r1, r8, lsl #30 │ │ │ │ - blcs b6660 <__read_chk@plt+0x5128c> │ │ │ │ + blcs b65ec <__read_chk@plt+0x51218> │ │ │ │ strdcc sp, [r1, -r7] │ │ │ │ andcs sl, r0, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xf0fb4630 │ │ │ │ - blls 201c58 <__read_chk@plt+0x19c884> │ │ │ │ + blls 201bec <__read_chk@plt+0x19c818> │ │ │ │ andls r4, r6, r4, lsl #12 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdacs r0, {r1, r3, r8, pc} │ │ │ │ stmdavs r0, {r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8124 │ │ │ │ @ instruction: 0x469893b8 │ │ │ │ @@ -29625,63 +29596,63 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf042210b │ │ │ │ @ instruction: 0xf8830240 │ │ │ │ @ instruction: 0xf854210b │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ andcs sp, r9, #61 @ 0x3d │ │ │ │ @ instruction: 0xf15b4631 │ │ │ │ - stmdacs r0, {r0, r1, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibmi r2!, {r1, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ stmdavs r0!, {r2, r9, sp} │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - stmdavs r3!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmnle r6, r0, lsl #16 │ │ │ │ cmplt r1, r9, lsl r9 │ │ │ │ ldmdbvc sl, {r0, r2, r3, r4, r5, r8, fp, ip, sp}^ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ svclt 0x00082a00 │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ andcs r8, r5, #160 @ 0xa0 │ │ │ │ andcs r4, r0, r9, asr #12 │ │ │ │ - bl ff3c029c <__read_chk@plt+0xff35aec8> │ │ │ │ + stc 7, cr15, [r6], {226} @ 0xe2 │ │ │ │ andcs r4, r1, #218112 @ 0x35400 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andhi pc, r3, r5, asr r8 @ │ │ │ │ stmib sp, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ @ instruction: 0x464033ff │ │ │ │ - ldcl 7, cr15, [r2, #904] @ 0x388 │ │ │ │ + cdp 7, 0, cr15, cr12, cr2, {7} │ │ │ │ orrmi pc, r0, #8, 10 @ 0x2000000 │ │ │ │ tstcs r0, r0, asr #12 │ │ │ │ @ instruction: 0xf04f2201 │ │ │ │ @ instruction: 0xf88338ff │ │ │ │ @ instruction: 0xf7ff1fff │ │ │ │ @ instruction: 0xf854fdbd │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ stmdage r6, {r0, r6, r7, r8, ip, lr, pc} │ │ │ │ - mrc2 0, 5, pc, cr8, cr11, {7} │ │ │ │ + mrc2 0, 5, pc, cr10, cr11, {7} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ sbchi pc, r4, r0, asr #32 │ │ │ │ stmiapl fp!, {r0, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ strdcs r2, [r0], -r4 │ │ │ │ andeq pc, r1, #130 @ 0x82 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi fee54e70 <__read_chk@plt+0xfedefa9c> │ │ │ │ + blmi fee54dfc <__read_chk@plt+0xfedefa28> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 25c3e8 <__read_chk@plt+0x1f7014> │ │ │ │ + blls 25c374 <__read_chk@plt+0x1f6fa0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, r9, ip, lsl #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ strtmi r2, [r1], -sl, lsl #4 │ │ │ │ @ instruction: 0xf7e14630 │ │ │ │ - bmi fee3dc5c <__read_chk@plt+0xfedd8888> │ │ │ │ + bmi fee3dcd0 <__read_chk@plt+0xfedd88fc> │ │ │ │ stmdacs r9, {r0, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ andsvs r5, r0, sl, lsr #17 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ stmdacs r7, {r1, r3, r5, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf893dd66 │ │ │ │ strcs r1, [r4], #-268 @ 0xfffffef4 │ │ │ │ @@ -29693,15 +29664,15 @@ │ │ │ │ sbcle r1, sl, ip, lsl #2 │ │ │ │ @ instruction: 0x210bf893 │ │ │ │ addeq pc, r0, #66 @ 0x42 │ │ │ │ smlabbcs fp, r3, r8, pc @ │ │ │ │ stmibmi r6!, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - ldmiblt r0, {r0, r1, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmiblt r0, {r0, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmiapl fp!, {r0, r2, r3, r4, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf042210b │ │ │ │ @ instruction: 0xf8830280 │ │ │ │ strb r2, [r2, -fp, lsl #2]! │ │ │ │ @ instruction: 0x210cf893 │ │ │ │ @@ -29710,27 +29681,27 @@ │ │ │ │ cmppeq r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ andseq pc, r6, #66 @ 0x42 │ │ │ │ smlabbne fp, r3, r8, pc @ │ │ │ │ smlabbcs ip, r3, r8, pc @ │ │ │ │ ldmibmi r6, {r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdavs r0!, {r0, r1, r9, sp} │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - stmdacs r0, {r0, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fe3b69b0 <__read_chk@plt+0xfe3515dc> │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blmi fe3b693c <__read_chk@plt+0xfe351568> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210cf893 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ smlabbcs ip, r3, r8, pc @ │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ andscs pc, r2, r0, lsr r8 @ │ │ │ │ @ instruction: 0xf57f0512 │ │ │ │ ldclne 15, cr10, [r8, #-360] @ 0xfffffe98 │ │ │ │ @ instruction: 0xf7e1220a │ │ │ │ - bmi fe0fdb98 <__read_chk@plt+0xfe0987c4> │ │ │ │ + bmi fe0fdc0c <__read_chk@plt+0xfe098838> │ │ │ │ mvnvc lr, #32, 20 @ 0x20000 │ │ │ │ svclt 0x00a82b05 │ │ │ │ stmiapl sl!, {r0, r2, r8, r9, sp} │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ vrhadd.u32 d17, d3, d12 │ │ │ │ @ instruction: 0xf8820184 │ │ │ │ @@ -29744,201 +29715,201 @@ │ │ │ │ @ instruction: 0xf893e6f2 │ │ │ │ tstcs r3, ip, lsl #2 │ │ │ │ addeq pc, r4, #-2080374783 @ 0x84000001 │ │ │ │ smlabbcs ip, r3, r8, pc @ │ │ │ │ ldmdbmi r5!, {r0, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - blmi 1bfd0a8 <__read_chk@plt+0x1b97cd4> │ │ │ │ + blmi 1bfd11c <__read_chk@plt+0x1b97d48> │ │ │ │ vst1.8 {d25-d26}, [pc], r5 │ │ │ │ stmiapl ip!, {r5, r7, r8, lr}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ - @ instruction: 0xf504ed02 │ │ │ │ + @ instruction: 0xf504ed3c │ │ │ │ smlabbcs r0, r0, r3, r4 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ svcne 0x00fff883 │ │ │ │ stc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdage r6, {r2, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - stc2l 0, cr15, [sl, #1004]! @ 0x3ec │ │ │ │ + stc2l 0, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ stmdbmi r4!, {r2, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ stmdavs r0!, {r3, r9, sp} │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - stmdacs r0, {r0, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi r1!, {r0, r1, r2, r4, r7, ip, lr, pc}^ │ │ │ │ stmdavs r0!, {r2, r9, sp} │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - stmiblt r8!, {r0, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmiblt r8!, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmiapl fp!, {r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf042210c │ │ │ │ @ instruction: 0xf8830202 │ │ │ │ ldrb r2, [r0], ip, lsl #2 │ │ │ │ svclt 0x00c12802 │ │ │ │ @ instruction: 0xf8932101 │ │ │ │ vrhadd.u32 d18, d1, d12 │ │ │ │ @ instruction: 0xf8830284 │ │ │ │ ldr r2, [r4, -ip, lsl #2] │ │ │ │ andcs r4, r9, #1359872 @ 0x14c000 │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ - mcr2 1, 4, pc, cr12, cr11, {2} @ │ │ │ │ + mcr2 1, 4, pc, cr14, cr11, {2} @ │ │ │ │ rscle r2, r1, r0, lsl #16 │ │ │ │ andcs r4, r7, #80, 18 @ 0x140000 │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ - mcr2 1, 4, pc, cr4, cr11, {2} @ │ │ │ │ + mcr2 1, 4, pc, cr6, cr11, {2} @ │ │ │ │ stmdavs r0!, {r0, r1, r9, sl, lr} │ │ │ │ stmibvc r1, {r0, r1, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ - bvc 16ea08 <__read_chk@plt+0x109634> │ │ │ │ + bvc 16e994 <__read_chk@plt+0x1095c0> │ │ │ │ ldmdbcc sp!, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ stmdbmi r9, {r0, r3, r4, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xe6ca3118 │ │ │ │ andcs r4, r8, #1163264 @ 0x11c000 │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - strmi pc, [r3], -pc, ror #28 │ │ │ │ + @ instruction: 0x4603fe71 │ │ │ │ ldmiblt fp, {r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xb1297a01 │ │ │ │ tstlt fp, r3, asr #20 │ │ │ │ svclt 0x0018393d │ │ │ │ cmnlt r1, #1073741824 @ 0x40000000 │ │ │ │ andcs r4, r5, #64, 18 @ 0x100000 │ │ │ │ tstcc r8, r9, ror r4 │ │ │ │ @ instruction: 0xf7e2e6b5 │ │ │ │ - ldmdavs sl!, {r2, r3, r9, fp, sp, lr, pc} │ │ │ │ + ldmdavs sl!, {r1, r2, r6, r9, fp, sp, lr, pc} │ │ │ │ andscc pc, r3, r2, lsr r8 @ │ │ │ │ ldrble r0, [lr, #1307] @ 0x51b │ │ │ │ andcs r3, sl, #8 │ │ │ │ - stc 7, cr15, [r0, #-900]! @ 0xfffffc7c │ │ │ │ + ldcl 7, cr15, [sl, #-900] @ 0xfffffc7c │ │ │ │ stmiapl fp!, {r1, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ pkhbt r6, r4, r8 │ │ │ │ andcs r4, r6, #901120 @ 0xdc000 │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - ldmdblt r0!, {r0, r1, r3, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdblt r0!, {r0, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmibvc r2, {r5, fp, sp, lr} │ │ │ │ stmibvc r3, {r1, r4, r5, r8, ip, sp, pc}^ │ │ │ │ tstle r3, sp, lsr sl │ │ │ │ @ instruction: 0xf183fab3 │ │ │ │ ldmiblt fp!, {r0, r3, r6, r8, fp}^ │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ tstcc r8, r9, ror r4 │ │ │ │ stmdbmi pc!, {r0, r4, r7, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmdavs sl!, {r0, r2, r3, r7, r9, sl, sp, lr, pc} │ │ │ │ andscc pc, r3, r2, lsr r8 @ │ │ │ │ strble r0, [sp, #1306] @ 0x51a │ │ │ │ andcc r2, r9, sl, lsl #4 │ │ │ │ - ldcl 7, cr15, [sl], #900 @ 0x384 │ │ │ │ + ldc 7, cr15, [r4, #-900]! @ 0xfffffc7c │ │ │ │ vorr.i16 d4, #34560 @ 0x8700 │ │ │ │ stmiapl fp!, {r0, r2, r9}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8b35340 │ │ │ │ vrhadd.u32 d17, d2, d12 │ │ │ │ @ instruction: 0xf8a31149 │ │ │ │ ldrb r1, [r4], -ip, lsl #2 │ │ │ │ @ instruction: 0xf832683a │ │ │ │ ldreq r3, [fp, #-19] @ 0xffffffed │ │ │ │ andcs sp, sl, #914358272 @ 0x36800000 │ │ │ │ @ instruction: 0xf7e13007 │ │ │ │ - blmi 3bd9c4 <__read_chk@plt+0x3585f0> │ │ │ │ + blmi 3bda38 <__read_chk@plt+0x358664> │ │ │ │ andeq pc, r6, #128, 6 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x110bf893 │ │ │ │ tstpeq r5, r2, ror #6 @ p-variant is OBSOLETE │ │ │ │ smlabbne fp, r3, r8, pc @ │ │ │ │ svclt 0x0000e63d │ │ │ │ - eorseq ip, r9, r0, asr r6 │ │ │ │ + eorseq ip, r9, r4, asr #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r9, r8, asr #12 │ │ │ │ - eorseq lr, r9, sl, asr #1 │ │ │ │ - @ instruction: 0x001ce3fc │ │ │ │ + ldrhteq ip, [r9], -ip │ │ │ │ + eorseq lr, r9, lr, lsr r1 │ │ │ │ + andseq lr, ip, r4, lsl r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001ce3d4 │ │ │ │ + andseq lr, ip, ip, ror #5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq ip, r9, ip, lsl #10 │ │ │ │ + eorseq ip, r9, r0, lsl #11 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x001ce2dc │ │ │ │ - andseq lr, ip, r0, lsr #5 │ │ │ │ - eorseq sp, r9, r4, asr #29 │ │ │ │ - @ instruction: 0x001ce1d4 │ │ │ │ - @ instruction: 0x001ce1d0 │ │ │ │ - mulseq ip, lr, r1 │ │ │ │ - mulseq ip, sl, r1 │ │ │ │ - eorseq sp, r9, r2, lsl #28 │ │ │ │ - andseq lr, ip, r8, ror r1 │ │ │ │ - ldrsbteq sp, [r9], -r8 │ │ │ │ - andseq lr, ip, ip, lsr r1 │ │ │ │ - mlaseq r9, r0, sp, sp │ │ │ │ - andseq lr, ip, sl, lsl r1 │ │ │ │ + @ instruction: 0x001ce1f4 │ │ │ │ + @ instruction: 0x001ce1b8 │ │ │ │ + eorseq sp, r9, r8, lsr pc │ │ │ │ + andseq lr, ip, ip, ror #1 │ │ │ │ + andseq lr, ip, r8, ror #1 │ │ │ │ + ldrheq lr, [ip], -r6 │ │ │ │ + ldrheq lr, [ip], -r2 │ │ │ │ + eorseq sp, r9, r6, ror lr │ │ │ │ + mulseq ip, r0, r0 │ │ │ │ + eorseq sp, r9, ip, asr #28 │ │ │ │ + andseq lr, ip, r4, asr r0 │ │ │ │ + eorseq sp, r9, r4, lsl #28 │ │ │ │ + andseq lr, ip, r2, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febd98b4 <__read_chk@plt+0xfeb744e0> │ │ │ │ + bl febd9840 <__read_chk@plt+0xfeb7446c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r1], {224} @ 0xe0 │ │ │ │ ldmdbmi r1, {r0, r2, r7, ip, sp, pc} │ │ │ │ - bmi 4cb2c4 <__read_chk@plt+0x465ef0> │ │ │ │ + bmi 4cb250 <__read_chk@plt+0x465e7c> │ │ │ │ ldrbtmi r4, [r9], #-1148 @ 0xfffffb84 │ │ │ │ stmdavs r1!, {r1, r3, r7, fp, ip, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ cmnlt r9, r2, lsl #6 │ │ │ │ andcs sl, r5, #1, 26 @ 0x40 │ │ │ │ @ instruction: 0xf7e22000 │ │ │ │ - andcs lr, r0, #3768320 @ 0x398000 │ │ │ │ + andcs lr, r0, #32, 20 @ 0x20000 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ movwls r4, #5648 @ 0x1610 │ │ │ │ - blx ffac06ee <__read_chk@plt+0xffa5b31a> │ │ │ │ + blx ffac067a <__read_chk@plt+0xffa5b2a6> │ │ │ │ svcne 0x0004f854 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ @ instruction: 0xf7e12001 │ │ │ │ - svclt 0x0000ed60 │ │ │ │ - ldrsbteq lr, [r9], -r0 │ │ │ │ - ldrhteq ip, [r9], -lr │ │ │ │ + svclt 0x0000ed9a │ │ │ │ + eorseq lr, r9, r4, asr #4 │ │ │ │ + eorseq ip, r9, r2, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff0c0a4c <__read_chk@plt+0xff05b678> │ │ │ │ + bleq ff0c09d8 <__read_chk@plt+0xff05b604> │ │ │ │ ldrcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ stcvs 5, cr15, [r4, #692] @ 0x2b4 │ │ │ │ ldrcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi sl, [sl], #-3844 @ 0xfffff0fc │ │ │ │ strmi pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r2, [ip], #-1280 @ 0xfffffb00 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, sp, lr} │ │ │ │ rscshi pc, r9, r0 │ │ │ │ strmi r7, [r6], -r3, lsl #16 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrshcs r8, [sp, -r4]! │ │ │ │ - stcl 7, cr15, [lr, #904] @ 0x388 │ │ │ │ + cdp 7, 0, cr15, cr8, cr2, {7} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi ffea2b5c <__read_chk@plt+0xffe3d788> │ │ │ │ + blmi ffea2ae8 <__read_chk@plt+0xffe3d714> │ │ │ │ stmdaeq r6, {r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8547005 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stmdavs ip!, {r2, r4, r6, r7, r8, sl, ip, lr} │ │ │ │ sbcs fp, r6, ip, lsr #18 │ │ │ │ svcmi 0x002cf855 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdbvc fp!, {r1, r4, r6, r7, pc} │ │ │ │ ldrble r0, [r7, #1947]! @ 0x79b │ │ │ │ @ instruction: 0x46204631 │ │ │ │ - stc2 1, cr15, [r6], #364 @ 0x16c │ │ │ │ + stc2 1, cr15, [r8], #364 @ 0x16c │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf7e26828 │ │ │ │ - @ instruction: 0xf1b8eb90 │ │ │ │ + @ instruction: 0xf1b8ebca │ │ │ │ svclt 0x00c40f00 │ │ │ │ @ instruction: 0xf806233d │ │ │ │ ldmdane r4!, {r3, ip, sp} │ │ │ │ stmdblt r3!, {r0, r1, r4, r5, sl, fp, ip, lr} │ │ │ │ stmdavc r3!, {r0, r2, r3, r7, r8, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [r2], -sl, lsl #3 │ │ │ │ @@ -29955,24 +29926,24 @@ │ │ │ │ stmdbvc r8!, {r1, r3, r6, r7, pc} │ │ │ │ movweq pc, #36864 @ 0x9000 @ │ │ │ │ andsle r2, sl, r8, lsl #22 │ │ │ │ andeq pc, r1, r0, lsl r0 @ │ │ │ │ msrhi SPSR_, r0 │ │ │ │ andcs r4, r5, #3440640 @ 0x348000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb r4, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ cdpge 3, 0, cr0, cr7, cr0, {0} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7e24630 │ │ │ │ - @ instruction: 0x4630eb5e │ │ │ │ + @ instruction: 0x4630eb98 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ - blx 1840820 <__read_chk@plt+0x17db44c> │ │ │ │ - bvs feb60cc8 <__read_chk@plt+0xfeafb8f4> │ │ │ │ + blx 18407ac <__read_chk@plt+0x17db3d8> │ │ │ │ + bvs feb60c54 <__read_chk@plt+0xfeafb880> │ │ │ │ @ instruction: 0xf1400686 │ │ │ │ andcs r8, r0, #210 @ 0xd2 │ │ │ │ adcvs r6, sl, #59 @ 0x3b │ │ │ │ cdpcs 8, 0, cr7, cr9, cr6, {1} │ │ │ │ mcrcs 15, 1, fp, cr0, cr8, {0} │ │ │ │ @ instruction: 0xf814d105 │ │ │ │ cdpcs 15, 0, cr6, cr9, cr1, {0} │ │ │ │ @@ -29995,34 +29966,34 @@ │ │ │ │ ldreq r7, [sl], fp, lsr #18 │ │ │ │ addshi pc, lr, r0, asr #2 │ │ │ │ @ instruction: 0xf10d7822 │ │ │ │ @ instruction: 0x26000818 │ │ │ │ andvs pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ strtmi r8, [r0], -r2, asr #2 │ │ │ │ - bcs 90aca8 <__read_chk@plt+0x8a58d4> │ │ │ │ + bcs 90ac34 <__read_chk@plt+0x8a5860> │ │ │ │ @ instruction: 0xf086bf08 │ │ │ │ andle r0, r3, r1, lsl #12 │ │ │ │ tstle r1, ip, lsr #20 │ │ │ │ tstcc r1, r6, lsl #18 │ │ │ │ svccs 0x0001f810 │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ strbmi r2, [r3], -r0, lsl #4 │ │ │ │ cdpge 6, 0, cr4, cr5, cr0, {1} │ │ │ │ - blx 15becb6 <__read_chk@plt+0x15598e2> │ │ │ │ + blx 163ec42 <__read_chk@plt+0x15d986e> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ biclt r6, r2, r0, lsr r0 │ │ │ │ vst3.8 {d25-d27}, [pc], r3 │ │ │ │ ldmibmi ip, {r7, r8, r9, sp, lr} │ │ │ │ ldmdaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stmib sp, {r3, r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ tstls r0, r1, lsl #4 │ │ │ │ ldrmi r4, [r9], -r0, asr #12 │ │ │ │ - b ffd40878 <__read_chk@plt+0xffcdb4a4> │ │ │ │ + bl bc0804 <__read_chk@plt+0xb5b430> │ │ │ │ @ instruction: 0xf04f4640 │ │ │ │ movwcs r3, #511 @ 0x1ff │ │ │ │ ldrcc pc, [fp], #-2189 @ 0xfffff773 │ │ │ │ @ instruction: 0xf9f0f7ff │ │ │ │ stmdavs r3, {r4, r5, fp, sp, lr} │ │ │ │ stmdblt fp!, {r2, r9, sp} │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r6, sp, lr, pc} │ │ │ │ @@ -30034,15 +30005,15 @@ │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, fp, ip, sp, lr} │ │ │ │ @ instruction: 0x7019d1f1 │ │ │ │ @ instruction: 0xf1b8e7ef │ │ │ │ stcle 15, cr0, [r4, #-0] │ │ │ │ @ instruction: 0xf806233d │ │ │ │ stmdavs ip!, {r3, ip, sp} │ │ │ │ strdcs fp, [r0], -ip │ │ │ │ - blmi 201534c <__read_chk@plt+0x1faff78> │ │ │ │ + blmi 20152d8 <__read_chk@plt+0x1faff04> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl r4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, sp, r0, asr #32 │ │ │ │ stcvs 5, cr15, [r4, #52] @ 0x34 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @@ -30051,40 +30022,40 @@ │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stmdavs ip!, {r2, r4, r6, r7, r8, sl, ip, lr} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ ldmdbmi r5!, {r1, r2, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldrtmi r2, [r0], -r3, lsl #4 │ │ │ │ - beq 17ed9c <__read_chk@plt+0x1199c8> │ │ │ │ + beq 17ed28 <__read_chk@plt+0x119954> │ │ │ │ @ instruction: 0xf15b4479 │ │ │ │ - stmdacs r0, {r0, r1, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdavs r1, {r3, sp, lr, pc} │ │ │ │ @ instruction: 0xf15b4650 │ │ │ │ - stmdacs r0, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, r5, r0 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c64640 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stccs 1, cr13, [r0], {241} @ 0xf1 │ │ │ │ svcge 0x0017f47f │ │ │ │ @ instruction: 0x4620e7bf │ │ │ │ - @ instruction: 0xf896f148 │ │ │ │ + @ instruction: 0xf898f148 │ │ │ │ ldreq r7, [sl], fp, lsr #18 │ │ │ │ svcge 0x0062f53f │ │ │ │ @ instruction: 0xf1804620 │ │ │ │ - adcvs pc, r8, #31488 @ 0x7b00 │ │ │ │ - blcs bab3c <__read_chk@plt+0x55768> │ │ │ │ + adcvs pc, r8, #9472 @ 0x2500 │ │ │ │ + blcs baac8 <__read_chk@plt+0x556f4> │ │ │ │ svcge 0x002ef43f │ │ │ │ eoreq pc, r8, r5, lsl #2 │ │ │ │ - @ instruction: 0xf92cf167 │ │ │ │ + @ instruction: 0xf8d6f167 │ │ │ │ stmdbvc fp!, {r3, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ - strble r0, [pc, #1691]! @ 83083 <__read_chk@plt+0x1dcaf> │ │ │ │ + strble r0, [pc, #1691]! @ 8300f <__read_chk@plt+0x1dc3b> │ │ │ │ ldmdavs r1!, {r3, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r3, {r1, r3, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #150 @ 0x96 │ │ │ │ svcmi 0x0004f850 │ │ │ │ movwcc r4, #5658 @ 0x161a │ │ │ │ @@ -30092,66 +30063,66 @@ │ │ │ │ cmplt r1, r2, lsl #4 │ │ │ │ stmdavs fp, {r1, r3, r4, r6, sl, fp, ip} │ │ │ │ strmi fp, [fp], -fp, lsr #2 │ │ │ │ svcne 0x0004f853 │ │ │ │ stmdbcs r0, {r0, r9, ip, sp} │ │ │ │ @ instruction: 0x0094d1fa │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - strtmi pc, [r2], -r1, lsl #21 │ │ │ │ + strtmi pc, [r2], -fp, lsr #20 │ │ │ │ strmi r2, [r0], r0, lsl #2 │ │ │ │ - stc 7, cr15, [r4, #-900] @ 0xfffffc7c │ │ │ │ + ldc 7, cr15, [lr, #-900]! @ 0xfffffc7c │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ rsbsle r2, r8, r0, lsl #16 │ │ │ │ stmdbeq r4, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1802400 │ │ │ │ - strcc pc, [r1], #-3137 @ 0xfffff3bf │ │ │ │ + strcc pc, [r1], #-3051 @ 0xfffff415 │ │ │ │ @ instruction: 0xf849683b │ │ │ │ @ instruction: 0xf8530f04 │ │ │ │ stmdacs r0, {r2, r5} │ │ │ │ ldmdavs r3!, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - bl 2af024 <__read_chk@plt+0x249c50> │ │ │ │ + bl 2aefb0 <__read_chk@plt+0x249bdc> │ │ │ │ strtmi r0, [r1], r4, lsl #9 │ │ │ │ @ instruction: 0xf180e005 │ │ │ │ - ldmdavs r3!, {r0, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ - bleq 1c0b78 <__read_chk@plt+0x15b7a4> │ │ │ │ - bl fe9aeef8 <__read_chk@plt+0xfe949b24> │ │ │ │ + ldmdavs r3!, {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + bleq 1c0b04 <__read_chk@plt+0x15b730> │ │ │ │ + bl fe9aee84 <__read_chk@plt+0xfe949ab0> │ │ │ │ ldmpl r8, {r0, r3, r9} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf8c54638 │ │ │ │ @ instruction: 0xf1678028 │ │ │ │ - ldmdavs r3!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - @ instruction: 0xf8d8f167 │ │ │ │ + @ instruction: 0xf882f167 │ │ │ │ ldrb r2, [r7, -r1] │ │ │ │ ldreq r7, [r8], fp, lsr #18 │ │ │ │ andcs sp, r8, r6, lsl r5 │ │ │ │ - blx 12bf034 <__read_chk@plt+0x1259c60> │ │ │ │ + @ instruction: 0xf9f2f167 │ │ │ │ stmdami lr!, {r2, r9, sl, lr} │ │ │ │ ldrbtmi r6, [r8], #-684 @ 0xfffffd54 │ │ │ │ - ldc2 1, cr15, [r0], {128} @ 0x80 │ │ │ │ + blx fef3f032 <__read_chk@plt+0xfeed9c5e> │ │ │ │ ldmdavs fp!, {r5, sp, lr} │ │ │ │ subsvs r6, r6, sl, lsr #21 │ │ │ │ rscle r2, fp, r0, lsl #22 │ │ │ │ @ instruction: 0xf0fb4638 │ │ │ │ - strb pc, [r7, r7, lsl #22]! @ │ │ │ │ + strb pc, [r7, r9, lsl #22]! @ │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ @ instruction: 0xe69f4479 │ │ │ │ ldrbtmi r4, [r8], #-2086 @ 0xfffff7da │ │ │ │ - blx 3f0ca │ │ │ │ + blx feabf056 <__read_chk@plt+0xfea59c82> │ │ │ │ ldrb r6, [sp, r8, lsr #5] │ │ │ │ stmdbmi r4!, {r2, r4, r9, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - beq 7bef0c <__read_chk@plt+0x759b38> │ │ │ │ - @ instruction: 0xf7e14479 │ │ │ │ - stmdavs fp!, {r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + beq 7bee98 <__read_chk@plt+0x759ac4> │ │ │ │ + @ instruction: 0xf7e24479 │ │ │ │ + stmdavs fp!, {r1, r5, fp, sp, lr, pc} │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7e24650 │ │ │ │ - @ instruction: 0xf04fe9f2 │ │ │ │ + @ instruction: 0xf04fea2c │ │ │ │ @ instruction: 0x465031ff │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf7ff341b │ │ │ │ strtmi pc, [r2], -pc, ror #17 │ │ │ │ adcvs lr, r9, #103809024 @ 0x6300000 │ │ │ │ @ instruction: 0x46b2e7be │ │ │ │ @ instruction: 0xf8d9e740 │ │ │ │ @@ -30159,27 +30130,27 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbpl pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrvc pc, [r0, #-1285]! @ 0xfffffafb │ │ │ │ tstcs r1, r1, ror #12 │ │ │ │ andcs lr, r1, #211812352 @ 0xca00000 │ │ │ │ strmi lr, [r4], -pc, ror #14 │ │ │ │ @ instruction: 0xf7e1e791 │ │ │ │ - svclt 0x0000ef46 │ │ │ │ - eorseq ip, r9, sl, asr r1 │ │ │ │ + svclt 0x0000ef80 │ │ │ │ + eorseq ip, r9, lr, asr #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r9, r2, asr r1 │ │ │ │ + eorseq ip, r9, r6, asr #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, ip, r2, asr #30 │ │ │ │ - andseq fp, lr, sl, asr #24 │ │ │ │ - eorseq fp, r9, r4, asr #30 │ │ │ │ - @ instruction: 0x001cddb8 │ │ │ │ - eorseq r8, r2, r2, lsr #29 │ │ │ │ - andseq sp, ip, r0, lsr #25 │ │ │ │ - eorseq r8, r2, lr, ror lr │ │ │ │ - andseq sp, ip, ip, asr #24 │ │ │ │ + andseq sp, ip, sl, asr lr │ │ │ │ + andseq fp, lr, r2, ror #22 │ │ │ │ + ldrhteq fp, [r9], -r8 │ │ │ │ + @ instruction: 0x001cdcd0 │ │ │ │ + eorseq r8, r2, sl, lsr #27 │ │ │ │ + @ instruction: 0x001cdbb8 │ │ │ │ + eorseq r8, r2, r6, lsl #27 │ │ │ │ + andseq sp, ip, r4, ror #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldceq 8, cr15, [r8], #304 @ 0x130 │ │ │ │ @@ -30188,36 +30159,36 @@ │ │ │ │ @ instruction: 0xf8df461f │ │ │ │ @ instruction: 0xf5043bac │ │ │ │ @ instruction: 0xf50d5440 │ │ │ │ @ instruction: 0xf10d5502 │ │ │ │ mulsls r8, r0, r8 │ │ │ │ @ instruction: 0xf8df350c │ │ │ │ pkhbtmi r0, r9, ip, lsl #23 │ │ │ │ - bllt fe6c0f24 <__read_chk@plt+0xfe65bb50> │ │ │ │ + bllt fe6c0eb0 <__read_chk@plt+0xfe65badc> │ │ │ │ ldrbtmi r4, [fp], #1144 @ 0x478 │ │ │ │ @ instruction: 0xf8d458c3 │ │ │ │ ldmdavs fp, {r2, r4, r6, r7, r8, sl} │ │ │ │ @ instruction: 0xf04f602b │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ @ instruction: 0x460d603b │ │ │ │ adcsvs r6, fp, fp, ror r0 │ │ │ │ ldrshls r6, [r6], -fp │ │ │ │ stmdb r8, {r4, fp, sp, lr}^ │ │ │ │ stmdb r8, {r0, r1, r2, r8, r9, ip, sp}^ │ │ │ │ stmdb r8, {r0, r2, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf1a83303 │ │ │ │ andls r0, fp, #28, 6 @ 0x70000000 │ │ │ │ tstls r7, #117440512 @ 0x7000000 │ │ │ │ - @ instruction: 0xffbaf15b │ │ │ │ + @ instruction: 0xffbcf15b │ │ │ │ stmdacs r0, {r0, r1, r2, r3, ip, pc} │ │ │ │ teqphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c41e6e │ │ │ │ mcrcs 2, 0, r0, cr0, cr4, {5} │ │ │ │ - strhi pc, [pc], #-832 @ 82bf8 <__read_chk@plt+0x1d824> │ │ │ │ - blcs 12c0f78 <__read_chk@plt+0x125bba4> │ │ │ │ + strhi pc, [pc], #-832 @ 82b84 <__read_chk@plt+0x1d7b0> │ │ │ │ + blcs 12c0f04 <__read_chk@plt+0x125bb30> │ │ │ │ @ instruction: 0xf8df46ca │ │ │ │ ldrbtmi r3, [sl], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xf8df9208 │ │ │ │ ldrbtmi r2, [fp], #-2884 @ 0xfffff4bc │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ ldrbtmi r9, [sl], #-774 @ 0xfffffcfa │ │ │ │ @ instruction: 0xf8df9209 │ │ │ │ @@ -30228,373 +30199,373 @@ │ │ │ │ tstls r2, #-1610612736 @ 0xa0000000 │ │ │ │ movwls r9, #49941 @ 0xc315 │ │ │ │ movwls r9, #54035 @ 0xd313 │ │ │ │ movwls r9, #58132 @ 0xe314 │ │ │ │ ldmdavs sl!, {r0, r2, r3, r5, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002a03 │ │ │ │ ldmdblt sl, {r1, r3, r4, r6, r8, pc} │ │ │ │ - bcs 9ce30 <__read_chk@plt+0x37a5c> │ │ │ │ + bcs 9cdbc <__read_chk@plt+0x379e8> │ │ │ │ cmpphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ stmdbls r6, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7e12000 │ │ │ │ - @ instruction: 0xf8dfef2c │ │ │ │ + @ instruction: 0xf8dfef66 │ │ │ │ stmdavs fp!, {r2, r3, r4, r5, r6, r7, r9, fp, sp}^ │ │ │ │ andmi pc, r2, fp, asr r8 @ │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ - ldmdb r0!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrmi pc, r0, #4, 10 @ 0x1000000 │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ svcne 0x00fff883 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ ssatmi pc, #19, fp, lsl #18 @ │ │ │ │ cdpcc 6, 0, cr4, cr1, cr13, {2} │ │ │ │ vcge.f32 d18, d0, d0 │ │ │ │ stmdavs fp!, {r6, r8, pc}^ │ │ │ │ stmdbeq r4, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ - bcs be0d08 <__read_chk@plt+0xb7b934> │ │ │ │ + bcs be0c94 <__read_chk@plt+0xb7b8c0> │ │ │ │ mrrcne 1, 12, sp, r8, cr11 │ │ │ │ ldmdavc fp, {r3, r5, r6, sp, lr}^ │ │ │ │ rscle r2, lr, r0, lsl #22 │ │ │ │ stc2 7, cr15, [lr, #-1020]! @ 0xfffffc04 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stmdbls r8, {r2, r3, r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ - stmdacs r0, {r2, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrbthi pc, [sp], -r0 @ │ │ │ │ strtmi r9, [r0], -r9, lsl #18 │ │ │ │ - stmib r4!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib lr, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbls sl, {r0, r2, r3, r4, r5, r6, r9, sl, pc} │ │ │ │ @ instruction: 0xf7e24620 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strthi pc, [sl], r0 │ │ │ │ - bne 1dc1060 <__read_chk@plt+0x1d5bc8c> │ │ │ │ + bne 1dc0fec <__read_chk@plt+0x1d5bc18> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmib r4, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib lr, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8679 │ │ │ │ strtmi r1, [r0], -r8, ror #20 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r2, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrthi pc, [sp], r0 @ │ │ │ │ - bne 16c1084 <__read_chk@plt+0x165bcb0> │ │ │ │ + bne 16c1010 <__read_chk@plt+0x165bc3c> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmib r2, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib ip!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df86da │ │ │ │ strtmi r1, [r0], -ip, asr #20 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ strbthi pc, [r3], r0 @ │ │ │ │ - bne fc10a8 <__read_chk@plt+0xf5bcd4> │ │ │ │ + bne fc1034 <__read_chk@plt+0xf5bc60> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb r0!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib sl!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df86ec │ │ │ │ @ instruction: 0x46201a30 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ strhi pc, [pc, -r0] │ │ │ │ - bne 8c10cc <__read_chk@plt+0x85bcf8> │ │ │ │ + bne 8c1058 <__read_chk@plt+0x85bc84> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb lr, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df86ec │ │ │ │ @ instruction: 0x46201a14 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r2, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrhi pc, [r7, -r0] │ │ │ │ - bne 1c10f0 <__read_chk@plt+0x15bd1c> │ │ │ │ + bne 1c107c <__read_chk@plt+0x15bca8> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmdb ip, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r6, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df871e │ │ │ │ @ instruction: 0x462019f8 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r2, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ strbhi pc, [fp, -r0] @ │ │ │ │ stmibne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb sl!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8726 │ │ │ │ @ instruction: 0x462019dc │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ ldrbhi pc, [r5, -r0] @ │ │ │ │ stmibne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmdb r8!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r2!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8768 │ │ │ │ strtmi r1, [r0], -r0, asr #19 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r5, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ strbhi pc, [fp, -r0]! @ │ │ │ │ ldmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb r6, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r0, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8330 │ │ │ │ strtmi r1, [r0], -r4, lsr #19 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r6, r8, fp, sp, lr, pc} │ │ │ │ msrhi CPSR_sxc, #0 │ │ │ │ ldmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmdb r4, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb lr!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8336 │ │ │ │ strtmi r1, [r0], -r8, lsl #19 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ msrhi CPSR_fsc, #0 │ │ │ │ ldmdbne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldm r2!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb ip!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df833a │ │ │ │ strtmi r1, [r0], -ip, ror #18 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r5, r8, fp, sp, lr, pc} │ │ │ │ teqphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ ldmdbne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmia r0!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb sl, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df833e │ │ │ │ @ instruction: 0x46201950 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r4, r8, fp, sp, lr, pc} │ │ │ │ teqphi r5, #0 @ p-variant is OBSOLETE │ │ │ │ stmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmia lr, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8341 │ │ │ │ @ instruction: 0x46201934 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r1, r2, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r8, fp, sp, lr, pc} │ │ │ │ teqphi r8, #0 @ p-variant is OBSOLETE │ │ │ │ stmdbne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldm ip!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r6!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8345 │ │ │ │ @ instruction: 0x46201918 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ teqphi ip, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs 1f20f44 <__read_chk@plt+0x1ebbb70> │ │ │ │ + blcs 1f20ed0 <__read_chk@plt+0x1ebbafc> │ │ │ │ mvnshi pc, r0, lsl #4 │ │ │ │ vqdmulh.s q9, q0, │ │ │ │ @ instruction: 0xf1a381e4 │ │ │ │ - bcs 503868 <__read_chk@plt+0x49e494> │ │ │ │ + bcs 5037f4 <__read_chk@plt+0x49e420> │ │ │ │ mvnhi pc, r0, lsl #4 │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ rsbseq r0, r9, #-1342177272 @ 0xb0000008 │ │ │ │ addeq r0, r8, #-1073741766 @ 0xc000003a │ │ │ │ mvneq r0, fp, ror #3 │ │ │ │ rsbeq r0, r7, #1879048193 @ 0x70000001 │ │ │ │ mvneq r0, r7, lsl r2 │ │ │ │ mvneq r0, r0, ror r2 │ │ │ │ mvneq r0, fp, ror #3 │ │ │ │ mvneq r0, r2, lsl #5 │ │ │ │ mvneq r0, r7, lsl r2 │ │ │ │ ldrmi r0, [r8], -r5, lsl #5 │ │ │ │ eorsvs r2, fp, r3, lsl #6 │ │ │ │ - cdp2 1, 0, cr15, cr0, cr10, {2} │ │ │ │ - blcs 9d0f0 <__read_chk@plt+0x37d1c> │ │ │ │ + cdp2 1, 0, cr15, cr2, cr10, {2} │ │ │ │ + blcs 9d07c <__read_chk@plt+0x37ca8> │ │ │ │ rsbshi pc, r2, #0 │ │ │ │ ldmdavs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andsvs r3, r0, r4, lsl #4 │ │ │ │ @ instruction: 0x46c2e6b9 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ mvnlt r9, lr, lsl #20 │ │ │ │ @ instruction: 0xf8482100 │ │ │ │ ldmdavc r3, {r5, sl, fp, ip} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8128272 │ │ │ │ - blcs b92b38 <__read_chk@plt+0xb2d764> │ │ │ │ + blcs b92ac4 <__read_chk@plt+0xb2d6f0> │ │ │ │ tstcc r1, r8, lsl #30 │ │ │ │ - blcs b7320 <__read_chk@plt+0x51f4c> │ │ │ │ + blcs b72ac <__read_chk@plt+0x51ed8> │ │ │ │ strdcc sp, [r1, -r7] │ │ │ │ msreq CPSR_, #168, 2 @ 0x2a │ │ │ │ andcs r9, r0, #917504 @ 0xe0000 │ │ │ │ - @ instruction: 0xf812f0fb │ │ │ │ + @ instruction: 0xf814f0fb │ │ │ │ @ instruction: 0xf8c39b16 │ │ │ │ @ instruction: 0xf8580314 │ │ │ │ - blcs 91fd8 <__read_chk@plt+0x2cc04> │ │ │ │ + blcs 91f64 <__read_chk@plt+0x2cb90> │ │ │ │ orrshi pc, ip, r1, asr #32 │ │ │ │ andcs r9, r4, #114688 @ 0x1c000 │ │ │ │ @ instruction: 0x310cf8b1 │ │ │ │ movtne pc, #37730 @ 0x9362 @ │ │ │ │ smlatbcc ip, r1, r8, pc @ │ │ │ │ @ instruction: 0xb12b9b14 │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ stmdacs r0, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ msrhi CPSR_c, r0, asr #32 │ │ │ │ @ instruction: 0xb3bb9b0f │ │ │ │ ldmdane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r7, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf7e14479 │ │ │ │ - bllt 1ebd208 <__read_chk@plt+0x1e57e34> │ │ │ │ + bllt 1ebd27c <__read_chk@plt+0x1e57ea8> │ │ │ │ strpl pc, [r4], sp, lsl #10 │ │ │ │ ldrcc r2, [r0], -r0, lsl #6 │ │ │ │ stccc 8, cr15, [r0], #-288 @ 0xfffffee0 │ │ │ │ stccc 8, cr15, [r4], {6} │ │ │ │ vrecps.f32 d17, d0, d20 │ │ │ │ @ instruction: 0x462019f3 │ │ │ │ @ instruction: 0xf7e12700 │ │ │ │ - @ instruction: 0xf8dfef88 │ │ │ │ - bl feac9004 <__read_chk@plt+0xfea63c30> │ │ │ │ + @ instruction: 0xf8dfefc2 │ │ │ │ + bl feac8f90 <__read_chk@plt+0xfea63bbc> │ │ │ │ vst1.8 {d16-d19}, [pc], r0 │ │ │ │ ldrbtmi r7, [r9], #-1018 @ 0xfffffc06 │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ - blls 53e024 <__read_chk@plt+0x4d8c50> │ │ │ │ + blls 53e098 <__read_chk@plt+0x4d8cc4> │ │ │ │ mvnvc pc, r6, lsl #17 │ │ │ │ @ instruction: 0xf816b3ab │ │ │ │ movwlt r3, #48132 @ 0xbc04 │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ - @ instruction: 0xf8dfef74 │ │ │ │ - bl feac8f9c <__read_chk@plt+0xfea63bc8> │ │ │ │ + @ instruction: 0xf8dfefae │ │ │ │ + bl feac8f28 <__read_chk@plt+0xfea63b54> │ │ │ │ vst1.8 {d16-d19}, [pc], r0 │ │ │ │ ldrbtmi r7, [r9], #-1018 @ 0xfffffc06 │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ - @ instruction: 0xf886ec04 │ │ │ │ + @ instruction: 0xf886ec3e │ │ │ │ ands r7, r1, pc, ror #3 │ │ │ │ - bls 5e9c3c <__read_chk@plt+0x584868> │ │ │ │ + bls 5e9bc8 <__read_chk@plt+0x5847f4> │ │ │ │ eorsle r4, ip, r3, lsl r3 │ │ │ │ strpl pc, [r4], sp, lsl #10 │ │ │ │ @ instruction: 0xf8482300 │ │ │ │ ldrcc r3, [r0], -r0, lsr #24 │ │ │ │ stccc 8, cr15, [r4], {6} │ │ │ │ - blcs a9c60 <__read_chk@plt+0x4488c> │ │ │ │ + blcs a9bec <__read_chk@plt+0x44818> │ │ │ │ @ instruction: 0xf50dd1c8 │ │ │ │ strcc r5, [ip], #-1156 @ 0xfffffb7c │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ - @ instruction: 0xf8dfef52 │ │ │ │ + @ instruction: 0xf8dfef8c │ │ │ │ @ instruction: 0xf5c017b0 │ │ │ │ vst1.64 {d23-d26}, [pc :256], r9 │ │ │ │ andcc r7, r1, #-402653181 @ 0xe8000003 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - bl ff8c0fb4 <__read_chk@plt+0xff85bbe0> │ │ │ │ + ldc 7, cr15, [sl], {225} @ 0xe1 │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0xf81631ef │ │ │ │ - blcs 9204c <__read_chk@plt+0x2cc78> │ │ │ │ + blcs 91fd8 <__read_chk@plt+0x2cc04> │ │ │ │ andhi pc, r5, #0 │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ svccc 0x0001f812 │ │ │ │ svclt 0x00082b2c │ │ │ │ rscsle r3, r9, r1, lsl #2 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1a83101 │ │ │ │ andcs r0, r0, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xf0fa4620 │ │ │ │ - @ instruction: 0xf858ff87 │ │ │ │ - blls 24e0e8 <__read_chk@plt+0x1e8d14> │ │ │ │ + @ instruction: 0xf858ff89 │ │ │ │ + blls 24e074 <__read_chk@plt+0x1e8ca0> │ │ │ │ teqpeq r4, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0412a00 │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, pc}^ │ │ │ │ - blcs 93ca8 <__read_chk@plt+0x2e8d4> │ │ │ │ + blcs 93c34 <__read_chk@plt+0x2e860> │ │ │ │ strcc fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ movwcs lr, #31064 @ 0x7958 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blcs a32a8 <__read_chk@plt+0x3ded4> │ │ │ │ + blcs a3234 <__read_chk@plt+0x3de60> │ │ │ │ addhi pc, r8, r0 │ │ │ │ ldccc 8, cr15, [r4], {88} @ 0x58 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccs 0, cr8, [r2], {131} @ 0x83 │ │ │ │ tstphi r6, r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x46539a13 │ │ │ │ @ instruction: 0xf0414313 │ │ │ │ @ instruction: 0xf8588121 │ │ │ │ - blcs 9211c <__read_chk@plt+0x2cd48> │ │ │ │ + blcs 920a8 <__read_chk@plt+0x2ccd4> │ │ │ │ ldmdals r7, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ - blx fe8bf2ee <__read_chk@plt+0xfe859f1a> │ │ │ │ + blx fe93f27a <__read_chk@plt+0xfe8d9ea6> │ │ │ │ @ instruction: 0xf8484606 │ │ │ │ stmdacs r0, {r5, sl, fp} │ │ │ │ @ instruction: 0xf8dfd047 │ │ │ │ @ instruction: 0xf85b3710 │ │ │ │ stmdavs r3!, {r0, r1, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x078cf8d3 │ │ │ │ - cdp 7, 15, cr15, cr0, cr1, {7} │ │ │ │ + svc 0x002af7e1 │ │ │ │ ldrtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7e1461e │ │ │ │ - ldrtmi lr, [r0], #-3820 @ 0xfffff114 │ │ │ │ + ldrtmi lr, [r0], #-3878 @ 0xfffff0da │ │ │ │ @ instruction: 0xf1663002 │ │ │ │ - @ instruction: 0xf848ff1d │ │ │ │ + @ instruction: 0xf848fec7 │ │ │ │ movtlt r0, #3108 @ 0xc24 │ │ │ │ strbmi r6, [r6], -r3, lsr #16 │ │ │ │ stccs 8, cr15, [r0], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf5032101 │ │ │ │ andls r5, r1, #64, 6 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x378cf8d3 │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ ldrbtmi r3, [fp], #-1724 @ 0xfffff944 │ │ │ │ - ldmda lr!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stceq 8, cr15, [r4, #-344]! @ 0xfffffea8 │ │ │ │ - blx ffd41124 <__read_chk@plt+0xffcdbd50> │ │ │ │ + blx ffd410b0 <__read_chk@plt+0xffcdbcdc> │ │ │ │ andcs r6, r1, #2293760 @ 0x230000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34611 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ strhcc r5, [ip], -ip │ │ │ │ - cdp2 0, 12, cr15, cr14, cr6, {6} │ │ │ │ + cdp2 0, 13, cr15, cr0, cr6, {6} │ │ │ │ @ instruction: 0xf1664630 │ │ │ │ - @ instruction: 0xf1a8fd79 │ │ │ │ + @ instruction: 0xf1a8fd23 │ │ │ │ @ instruction: 0xf1660020 │ │ │ │ - blls 4c2724 <__read_chk@plt+0x45d350> │ │ │ │ + blls 4c2558 <__read_chk@plt+0x45d184> │ │ │ │ teqle lr, r0, lsl #22 │ │ │ │ - bllt fed69d88 <__read_chk@plt+0xfed049b4> │ │ │ │ + bllt fed69d14 <__read_chk@plt+0xfed04940> │ │ │ │ tstlt r3, sp, lsl #22 │ │ │ │ @ instruction: 0xf0ca4618 │ │ │ │ - blls 381348 <__read_chk@plt+0x31bf74> │ │ │ │ + blls 3812dc <__read_chk@plt+0x31bf08> │ │ │ │ andle r4, r1, fp, lsr #5 │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ @ instruction: 0x2668f8df │ │ │ │ tstppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strbcc pc, [r0, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, ip, r1, asr #32 │ │ │ │ stcpl 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - blcs a7158 <__read_chk@plt+0x41d84> │ │ │ │ + blcs a70e4 <__read_chk@plt+0x41d10> │ │ │ │ rscshi pc, fp, r0 │ │ │ │ @ instruction: 0x163cf8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ @ instruction: 0xf7e16196 │ │ │ │ - andcs lr, r1, #128, 24 @ 0x8000 │ │ │ │ + andcs lr, r1, #47616 @ 0xba00 │ │ │ │ @ instruction: 0xf7fe2100 │ │ │ │ ldrbmi pc, [r3], -r5, lsl #29 @ │ │ │ │ ldrmi r3, [sl], r1, lsl #6 │ │ │ │ ldrbmi lr, [r3], -fp, ror #14 │ │ │ │ ldrmi r3, [sl], r1, lsl #6 │ │ │ │ @ instruction: 0xf0c9e6da │ │ │ │ - blls 402d68 <__read_chk@plt+0x39d994> │ │ │ │ + blls 402cfc <__read_chk@plt+0x39d928> │ │ │ │ bicle r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf50de7c7 │ │ │ │ orrcs r5, r0, r4, lsl #1 │ │ │ │ strcs r3, [r0], #-12 │ │ │ │ - stc2 0, cr15, [lr], #952 @ 0x3b8 │ │ │ │ + ldc2 0, cr15, [r0], #952 @ 0x3b8 │ │ │ │ ldrbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ strbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ andne pc, r1, fp, asr r8 @ │ │ │ │ andpl pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0xf8df9105 │ │ │ │ @ instruction: 0xf85b15f0 │ │ │ │ @@ -30604,79 +30575,79 @@ │ │ │ │ ldrbtmi r2, [fp], #-1512 @ 0xfffffa18 │ │ │ │ ldrbtmi r9, [sl], #-3 │ │ │ │ stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf04f9302 │ │ │ │ @ instruction: 0xf7e133ff │ │ │ │ - @ instruction: 0xf505ee58 │ │ │ │ + @ instruction: 0xf505ee92 │ │ │ │ strtmi r4, [r8], -r0, lsl #7 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ svcmi 0x00fff883 │ │ │ │ mcr2 7, 2, pc, cr4, cr14, {7} @ │ │ │ │ ldrcc pc, [r8, #2271]! @ 0x8df │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blcs a12f0 <__read_chk@plt+0x3bf1c> │ │ │ │ + blcs a127c <__read_chk@plt+0x3bea8> │ │ │ │ sbcshi pc, r4, r0, asr #32 │ │ │ │ @ instruction: 0xf7e02000 │ │ │ │ - blls 37f130 <__read_chk@plt+0x319d5c> │ │ │ │ - bls 24ac0c <__read_chk@plt+0x1e5838> │ │ │ │ + blls 37f1a4 <__read_chk@plt+0x319dd0> │ │ │ │ + bls 24ab98 <__read_chk@plt+0x1e57c4> │ │ │ │ ldmdavs fp, {r9, sl, fp, sp} │ │ │ │ @ instruction: 0xf8c2930f │ │ │ │ @ instruction: 0xf73f32b4 │ │ │ │ stmdbls r7, {r0, r1, r3, r6, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf8b12204 │ │ │ │ vrhadd.u32 d19, d2, d12 │ │ │ │ @ instruction: 0xf8a11349 │ │ │ │ - blls 44f6a4 <__read_chk@plt+0x3ea2d0> │ │ │ │ + blls 44f630 <__read_chk@plt+0x3ea25c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcls 0, cr8, [fp, #-856] @ 0xfffffca8 │ │ │ │ @ instruction: 0x469a461c │ │ │ │ movwls r9, #49933 @ 0xc30d │ │ │ │ tstls r0, #1275068416 @ 0x4c000000 │ │ │ │ - blcs 123ce6c <__read_chk@plt+0x11d7a98> │ │ │ │ + blcs 123cdf8 <__read_chk@plt+0x11d7a24> │ │ │ │ strbhi pc, [r0] @ │ │ │ │ subeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ - bcs 7efde0 <__read_chk@plt+0x78aa0c> │ │ │ │ + bcs 7efd6c <__read_chk@plt+0x78a998> │ │ │ │ orrcs sp, r1, r5, lsl #16 │ │ │ │ smlabtmi r0, r2, r6, pc @ │ │ │ │ @ instruction: 0x07ca40d1 │ │ │ │ @ instruction: 0xf8dfd42b │ │ │ │ andcs r1, r5, #80, 10 @ 0x14000000 │ │ │ │ tstls r9, #0 │ │ │ │ @ instruction: 0xf1084479 │ │ │ │ @ instruction: 0xf5010801 │ │ │ │ @ instruction: 0xf7e16190 │ │ │ │ - @ instruction: 0xf8dfebf8 │ │ │ │ - blls 6cc514 <__read_chk@plt+0x667140> │ │ │ │ + @ instruction: 0xf8dfec32 │ │ │ │ + blls 6cc4a0 <__read_chk@plt+0x6670cc> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r2, fp, asr r8 @ │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ @ instruction: 0x462033ff │ │ │ │ - ldcl 7, cr15, [ip, #900]! @ 0x384 │ │ │ │ + cdp 7, 3, cr15, cr6, cr1, {7} │ │ │ │ orrmi pc, r0, #4, 10 @ 0x1000000 │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ @ instruction: 0xf8832201 │ │ │ │ @ instruction: 0xf7fe1fff │ │ │ │ stmdavs ip!, {r0, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbvs r1, r8, r0, ror #24 │ │ │ │ - blcs a1484 <__read_chk@plt+0x3c0b0> │ │ │ │ + blcs a1410 <__read_chk@plt+0x3c03c> │ │ │ │ ldclge 4, cr15, [r8], {127} @ 0x7f │ │ │ │ stclne 4, cr14, [r2], #-788 @ 0xfffffcec │ │ │ │ stmdavc r1!, {r1, r3, r5, r6, sp, lr}^ │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf1ba83de │ │ │ │ @ instruction: 0xf0400602 │ │ │ │ @ instruction: 0xf00384d7 │ │ │ │ - bcs 1203e94 <__read_chk@plt+0x119eac0> │ │ │ │ + bcs 1203e20 <__read_chk@plt+0x119ea4c> │ │ │ │ msrhi SPSR_fsc, r0, asr #32 │ │ │ │ ldrbcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 83324 <__read_chk@plt+0x1df50> @ │ │ │ │ - blcc 12d4510 <__read_chk@plt+0x126f13c> │ │ │ │ + ldrbtcc pc, [pc], #79 @ 832b0 <__read_chk@plt+0x1dedc> @ │ │ │ │ + blcc 12d449c <__read_chk@plt+0x126f0c8> │ │ │ │ vqdmulh.s d2, d0, d31 │ │ │ │ ldm pc, {r2, r5, r8, pc}^ @ │ │ │ │ sbcseq pc, r6, #19 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ ldrdeq r0, [r2, -r2]! │ │ │ │ @@ -30696,400 +30667,400 @@ │ │ │ │ @ instruction: 0x01220122 │ │ │ │ ldrdeq r0, [r2, -ip]! │ │ │ │ smlawbeq r2, r0, r2, r0 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ @ instruction: 0x01220122 │ │ │ │ @ instruction: 0xf85802cb │ │ │ │ - blcs 923e8 <__read_chk@plt+0x2d014> │ │ │ │ + blcs 92374 <__read_chk@plt+0x2cfa0> │ │ │ │ svcge 0x0000f47f │ │ │ │ - bls 27cd8c <__read_chk@plt+0x2179b8> │ │ │ │ + bls 27cd18 <__read_chk@plt+0x217944> │ │ │ │ @ instruction: 0x3100f892 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ smlabbcc r0, r2, r8, pc @ │ │ │ │ ldr r6, [pc, ip, ror #16] │ │ │ │ @ instruction: 0xf8929a07 │ │ │ │ @ instruction: 0xf04330f6 │ │ │ │ @ instruction: 0xf8820302 │ │ │ │ stmdavs ip!, {r1, r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ - bls 27d21c <__read_chk@plt+0x217e48> │ │ │ │ + bls 27d1a8 <__read_chk@plt+0x217dd4> │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscscc pc, lr, r2, lsl #17 │ │ │ │ str r6, [sp, ip, ror #16] │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ movwcs lr, #6026 @ 0x178a │ │ │ │ usada8 r7, r2, r3, r9 │ │ │ │ tstls r5, #67108864 @ 0x4000000 │ │ │ │ movwcs lr, #6020 @ 0x1784 │ │ │ │ usada8 r1, r3, r3, r9 │ │ │ │ ldr r1, [r0, #3386] @ 0xd3a │ │ │ │ strne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7e14479 │ │ │ │ - @ instruction: 0x4621eb58 │ │ │ │ + @ instruction: 0x4621eb92 │ │ │ │ @ instruction: 0xf7fe4622 │ │ │ │ ldmibmi pc!, {r0, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stc2l 7, cr15, [r6, #1016] @ 0x3f8 │ │ │ │ tstcs r1, sl, lsl r7 │ │ │ │ stmdbls r7, {r2, r4, r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8b12204 │ │ │ │ vrhadd.u32 d19, d2, d12 │ │ │ │ @ instruction: 0xf8a11349 │ │ │ │ ldmibmi r8!, {r2, r3, r8, ip, sp}^ │ │ │ │ stmdals pc, {r0, r1, r2, r9, sp} @ │ │ │ │ @ instruction: 0xf7e04479 │ │ │ │ - stcls 14, cr14, [fp, #-304] @ 0xfffffed0 │ │ │ │ + stcls 14, cr14, [fp, #-536] @ 0xfffffde8 │ │ │ │ stmdacs r0, {r4, ip, pc} │ │ │ │ addhi pc, lr, r0, asr #32 │ │ │ │ movwls r9, #51984 @ 0xcb10 │ │ │ │ tstls r3, #161480704 @ 0x9a00000 │ │ │ │ movwls r9, #54034 @ 0xd312 │ │ │ │ smlatbcs r1, r2, r5, lr │ │ │ │ @ instruction: 0xf1bae603 │ │ │ │ @ instruction: 0xf0000402 │ │ │ │ stmiavs lr!, {r0, r2, r4, r7, pc} │ │ │ │ - blls 4ef9f4 <__read_chk@plt+0x48a620> │ │ │ │ + blls 4ef980 <__read_chk@plt+0x48a5ac> │ │ │ │ ldccc 8, cr15, [ip], {83} @ 0x53 │ │ │ │ ldmdals r7, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx ffabfa02 <__read_chk@plt+0xffa5a62e> │ │ │ │ + blx fe53f98e <__read_chk@plt+0xfe4da5ba> │ │ │ │ @ instruction: 0xf17f4630 │ │ │ │ - blls 50311c <__read_chk@plt+0x49dd48> │ │ │ │ + blls 502f50 <__read_chk@plt+0x49db7c> │ │ │ │ ldceq 8, cr15, [ip], {67} @ 0x43 │ │ │ │ streq pc, [r3], -sl, lsr #3 │ │ │ │ strtmi r3, [r2], r8, lsl #10 │ │ │ │ @ instruction: 0xf1bae408 │ │ │ │ @ instruction: 0xf0000402 │ │ │ │ stmiavs lr!, {r0, r4, r7, pc} │ │ │ │ rscsle r2, r3, r0, lsl #28 │ │ │ │ @ instruction: 0xf8529a11 │ │ │ │ tstlt fp, r8, lsl ip │ │ │ │ andseq pc, r8, r2, lsr #3 │ │ │ │ - blx ff43fa36 <__read_chk@plt+0xff3da662> │ │ │ │ + blx 1ebf9c2 <__read_chk@plt+0x1e5a5ee> │ │ │ │ @ instruction: 0xf17f4630 │ │ │ │ - blls 5030e8 <__read_chk@plt+0x49dd14> │ │ │ │ + blls 502f1c <__read_chk@plt+0x49db48> │ │ │ │ ldceq 8, cr15, [r8], {67} @ 0x43 │ │ │ │ @ instruction: 0xf1bae7e4 │ │ │ │ @ instruction: 0xf0000402 │ │ │ │ stmiavs lr!, {r3, r7, pc} │ │ │ │ sbcsle r2, sp, r0, lsl #28 │ │ │ │ @ instruction: 0xf8529a11 │ │ │ │ tstlt fp, r4, lsl ip │ │ │ │ andseq pc, r4, r2, lsr #3 │ │ │ │ - blx feebfa62 <__read_chk@plt+0xfee5a68e> │ │ │ │ + blx 193f9ee <__read_chk@plt+0x18da61a> │ │ │ │ @ instruction: 0xf17f4630 │ │ │ │ - blls 5030bc <__read_chk@plt+0x49dce8> │ │ │ │ + blls 502ef0 <__read_chk@plt+0x49db1c> │ │ │ │ ldceq 8, cr15, [r4], {67} @ 0x43 │ │ │ │ @ instruction: 0xf1bae7ce │ │ │ │ rsbsle r0, pc, r2, lsl #8 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr14, {5} │ │ │ │ - bls 4f7804 <__read_chk@plt+0x492430> │ │ │ │ + bls 4f7790 <__read_chk@plt+0x4923bc> │ │ │ │ ldccc 8, cr15, [r0], {82} @ 0x52 │ │ │ │ @ instruction: 0xf1a2b11b │ │ │ │ @ instruction: 0xf1660010 │ │ │ │ - ldrtmi pc, [r0], -r3, lsr #23 @ │ │ │ │ - mcr2 1, 7, pc, cr6, cr15, {3} @ │ │ │ │ + ldrtmi pc, [r0], -sp, asr #22 @ │ │ │ │ + mrc2 1, 4, pc, cr0, cr15, {3} │ │ │ │ @ instruction: 0xf8439b11 │ │ │ │ @ instruction: 0xe7b90c10 │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ addshi pc, r8, r0 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr14, {5} │ │ │ │ - bls 4f77d8 <__read_chk@plt+0x492404> │ │ │ │ + bls 4f7764 <__read_chk@plt+0x492390> │ │ │ │ stccc 8, cr15, [ip], {82} @ 0x52 │ │ │ │ @ instruction: 0xf1a2b11b │ │ │ │ @ instruction: 0xf166000c │ │ │ │ - ldrtmi pc, [r0], -sp, lsl #23 @ │ │ │ │ - mrc2 1, 6, pc, cr0, cr15, {3} │ │ │ │ + @ instruction: 0x4630fb37 │ │ │ │ + mrc2 1, 3, pc, cr10, cr15, {3} │ │ │ │ @ instruction: 0xf8439b11 │ │ │ │ str r0, [r3, ip, lsl #24]! │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ addhi pc, pc, r0 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr14, {5} │ │ │ │ - bls 4f77ac <__read_chk@plt+0x4923d8> │ │ │ │ + bls 4f7738 <__read_chk@plt+0x492364> │ │ │ │ stccc 8, cr15, [r8], {82} @ 0x52 │ │ │ │ @ instruction: 0xf1a2b11b │ │ │ │ @ instruction: 0xf1660008 │ │ │ │ - @ instruction: 0x4630fb77 │ │ │ │ - mrc2 1, 5, pc, cr10, cr15, {3} │ │ │ │ + ldrtmi pc, [r0], -r1, lsr #22 @ │ │ │ │ + mcr2 1, 3, pc, cr4, cr15, {3} @ │ │ │ │ @ instruction: 0xf8439b11 │ │ │ │ str r0, [sp, r8, lsl #24] │ │ │ │ movwls r2, #49920 @ 0xc300 │ │ │ │ tstls r3, #161480704 @ 0x9a00000 │ │ │ │ tstls r0, #872415232 @ 0x34000000 │ │ │ │ ldrmi lr, [r0], -r5, lsl #11 │ │ │ │ andcs r2, sl, #0, 2 │ │ │ │ - stcl 7, cr15, [r4, #-896] @ 0xfffffc80 │ │ │ │ + ldcl 7, cr15, [lr, #-896]! @ 0xfffffc80 │ │ │ │ @ instruction: 0xf8a39b07 │ │ │ │ ldrtmi r0, [r2], r0, asr #2 │ │ │ │ strtmi r4, [r6], -sp, asr #12 │ │ │ │ - bllt fe2c157c <__read_chk@plt+0xfe25c1a8> │ │ │ │ + bllt fe2c1508 <__read_chk@plt+0xfe25c134> │ │ │ │ andcs r4, r5, #2654208 @ 0x288000 │ │ │ │ strbmi r4, [r5], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ @ instruction: 0xf7e17132 │ │ │ │ - strtmi lr, [r1], -ip, lsl #21 │ │ │ │ + strtmi lr, [r1], -r6, asr #21 │ │ │ │ @ instruction: 0xf7fe2201 │ │ │ │ @ instruction: 0x462bfc91 │ │ │ │ strbmi r3, [sp], -r1, lsl #6 │ │ │ │ ldrt r4, [r9], #1690 @ 0x69a │ │ │ │ andcs r4, r5, #2506752 @ 0x264000 │ │ │ │ strbmi r4, [r5], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ @ instruction: 0xf7e1713f │ │ │ │ - @ instruction: 0x4621ea78 │ │ │ │ + @ instruction: 0x4621eab2 │ │ │ │ ldmibmi r4, {r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1605 @ 0xfffff9bb │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ cmppvc r1, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - b 1b4155c <__read_chk@plt+0x1adc188> │ │ │ │ + b fe9c14e8 <__read_chk@plt+0xfe95c114> │ │ │ │ ldrb r4, [sp, r1, lsr #12] │ │ │ │ andcs r4, r5, #2326528 @ 0x238000 │ │ │ │ strbmi r4, [r5], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ @ instruction: 0xf7e17163 │ │ │ │ - @ instruction: 0x4621ea5e │ │ │ │ + @ instruction: 0x4621ea98 │ │ │ │ stmibmi r9, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r9, [r9], #-774 @ 0xfffffcfa │ │ │ │ vmax.s8 q2, , │ │ │ │ @ instruction: 0xf8dd413c │ │ │ │ @ instruction: 0xf7e18044 │ │ │ │ - bmi 14fdf50 <__read_chk@plt+0x1498b7c> │ │ │ │ + bmi 14fdfc4 <__read_chk@plt+0x1498bf0> │ │ │ │ @ instruction: 0xf44f9b06 │ │ │ │ @ instruction: 0xf85b41a0 │ │ │ │ andcs r4, r1, #2 │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ - @ instruction: 0xf504ec56 │ │ │ │ + @ instruction: 0xf504ec90 │ │ │ │ ldrtmi r4, [r1], -r0, lsl #7 │ │ │ │ @ instruction: 0xf8834620 │ │ │ │ @ instruction: 0xe7af6fff │ │ │ │ andcs r4, r5, #1982464 @ 0x1e4000 │ │ │ │ strbmi r4, [r5], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ @ instruction: 0xf7e17171 │ │ │ │ - @ instruction: 0x4621ea30 │ │ │ │ + strtmi lr, [r1], -sl, ror #20 │ │ │ │ ldmdbmi r4!, {r1, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1605 @ 0xfffff9bb │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ tstpmi r4, r1, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - b 9415ec <__read_chk@plt+0x8dc218> │ │ │ │ + b 17c1578 <__read_chk@plt+0x175c1a4> │ │ │ │ ldr r4, [r5, r1, lsr #12] │ │ │ │ @ instruction: 0xf7e19219 │ │ │ │ - bls 6fe284 <__read_chk@plt+0x698eb0> │ │ │ │ + bls 6fe2f8 <__read_chk@plt+0x698f24> │ │ │ │ ldmdavc r1, {r0, r1, fp, sp, lr} │ │ │ │ andscc pc, r1, r3, lsr r8 @ │ │ │ │ - bvs c06cc <__read_chk@plt+0x5b2f8> │ │ │ │ + bvs c0658 <__read_chk@plt+0x5b284> │ │ │ │ svcge 0x0071f47f │ │ │ │ andcs r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xf1084650 │ │ │ │ ldrbtmi r0, [r9], #-2049 @ 0xfffff7ff │ │ │ │ cmppmi ip, r1, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - b 34161c <__read_chk@plt+0x2dc248> │ │ │ │ + b 11c15a8 <__read_chk@plt+0x115c1d4> │ │ │ │ andcs r4, r1, #47104 @ 0xb800 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ andls r2, r0, r3, ror #6 │ │ │ │ strtmi r9, [r8], -r1, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldc 7, cr15, [r0], {225} @ 0xe1 │ │ │ │ + mcrr 7, 14, pc, sl, cr1 @ │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ @ instruction: 0x46284651 │ │ │ │ strbmi r2, [sp], -r1, lsl #4 │ │ │ │ svcge 0x00fff883 │ │ │ │ @ instruction: 0xf7fe46b2 │ │ │ │ @ instruction: 0x4626fbfb │ │ │ │ - blt ff8c16cc <__read_chk@plt+0xff85c2f8> │ │ │ │ + blt ff8c1658 <__read_chk@plt+0xff85c284> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavc r3, {r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ tstle r5, fp, ror fp │ │ │ │ - blcs a182c <__read_chk@plt+0x3c458> │ │ │ │ - blcs 1ff3344 <__read_chk@plt+0x1f8df70> │ │ │ │ + blcs a17b8 <__read_chk@plt+0x3c3e4> │ │ │ │ + blcs 1ff32d0 <__read_chk@plt+0x1f8defc> │ │ │ │ strhi pc, [r3, #64]! @ 0x40 │ │ │ │ andsls r4, r9, #16, 12 @ 0x1000000 │ │ │ │ - blx 1fbfc5a <__read_chk@plt+0x1f5a886> │ │ │ │ + blx 203fbe6 <__read_chk@plt+0x1fda812> │ │ │ │ stmdacs r0, {r0, r3, r4, r9, fp, ip, pc} │ │ │ │ strbhi pc, [r0, #-0]! @ │ │ │ │ @ instruction: 0x46119b11 │ │ │ │ rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ qadd16mi r1, r8, sp │ │ │ │ - ldcl 7, cr15, [r2], {225} @ 0xe1 │ │ │ │ + stc 7, cr15, [ip, #-900] @ 0xfffffc7c │ │ │ │ movwcs r9, #2577 @ 0xa11 │ │ │ │ svccc 0x00fbf882 │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ smlawtlt r3, r0, r2, r3 │ │ │ │ @ instruction: 0xf5039b18 │ │ │ │ @ instruction: 0xf13e504b │ │ │ │ - strtmi pc, [r8], -r7, lsr #26 │ │ │ │ + strtmi pc, [r8], -r9, lsr #26 │ │ │ │ @ instruction: 0xf13e46b2 │ │ │ │ - blls 282b08 <__read_chk@plt+0x21d734> │ │ │ │ + blls 282a9c <__read_chk@plt+0x21d6c8> │ │ │ │ strtmi r4, [r6], -sp, asr #12 │ │ │ │ sbceq pc, r0, #12779520 @ 0xc30000 │ │ │ │ - blt febc1734 <__read_chk@plt+0xfeb5c360> │ │ │ │ + blt febc16c0 <__read_chk@plt+0xfeb5c2ec> │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq fp, [r9], -ip │ │ │ │ - ldrsbteq fp, [r9], -sl │ │ │ │ - andseq sp, ip, lr, ror fp │ │ │ │ - eorseq sp, r9, sl, ror #14 │ │ │ │ - eoreq r2, pc, r2, lsr #24 │ │ │ │ - andseq sp, ip, r6, ror #22 │ │ │ │ + eorseq fp, r9, r0, asr sp │ │ │ │ + eorseq fp, r9, lr, asr #26 │ │ │ │ + mulseq ip, r6, sl │ │ │ │ + ldrsbteq sp, [r9], -lr │ │ │ │ + eoreq r2, pc, sl, lsr fp @ │ │ │ │ + andseq sp, ip, lr, ror sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sp, ip, lr, lsr #21 │ │ │ │ - andseq sp, ip, r8, lsr #21 │ │ │ │ - andseq sp, ip, r2, lsr #21 │ │ │ │ - andseq sp, ip, r8, lsr #21 │ │ │ │ - eoreq r5, r6, r6, asr #14 │ │ │ │ - mulseq ip, r4, sl │ │ │ │ - mulseq ip, lr, sl │ │ │ │ - ldrhteq r9, [r1], -r0 │ │ │ │ - mulseq ip, r2, sl │ │ │ │ - eoreq r1, r0, r4, ror #23 │ │ │ │ - andseq sp, ip, r2, lsl #21 │ │ │ │ - andseq sp, ip, r8, lsl #21 │ │ │ │ - mulseq ip, lr, sl │ │ │ │ - mulseq ip, r4, sl │ │ │ │ - andseq sp, ip, sl, lsl #21 │ │ │ │ - andseq sp, ip, r8, lsl #21 │ │ │ │ - andseq sp, ip, sl, ror sl │ │ │ │ - andseq sp, ip, ip, ror sl │ │ │ │ - andseq sp, ip, r2, ror sl │ │ │ │ - andseq sp, ip, r8, ror sl │ │ │ │ - andseq sp, ip, lr, ror #20 │ │ │ │ - andseq sp, ip, ip, ror #20 │ │ │ │ - andseq sp, ip, lr, asr sl │ │ │ │ - andseq sp, ip, ip, asr sl │ │ │ │ - andseq sp, ip, lr, asr #20 │ │ │ │ - andseq sp, ip, ip, asr #20 │ │ │ │ - @ instruction: 0x001cd9d4 │ │ │ │ + andseq sp, ip, r6, asr #19 │ │ │ │ + andseq sp, ip, r0, asr #19 │ │ │ │ + @ instruction: 0x001cd9ba │ │ │ │ + andseq sp, ip, r0, asr #19 │ │ │ │ + eoreq r5, r6, lr, asr r6 │ │ │ │ + andseq sp, ip, ip, lsr #19 │ │ │ │ + @ instruction: 0x001cd9b6 │ │ │ │ + eorseq r9, r1, r8, asr #15 │ │ │ │ andseq sp, ip, sl, lsr #19 │ │ │ │ - mlaeq pc, r6, r2, r3 @ │ │ │ │ - andseq sp, ip, r0, asr r9 │ │ │ │ + strdeq r1, [r0], -ip @ │ │ │ │ + mulseq ip, sl, r9 │ │ │ │ + andseq sp, ip, r0, lsr #19 │ │ │ │ + @ instruction: 0x001cd9b6 │ │ │ │ + andseq sp, ip, ip, lsr #19 │ │ │ │ + andseq sp, ip, r2, lsr #19 │ │ │ │ + andseq sp, ip, r0, lsr #19 │ │ │ │ + mulseq ip, r2, r9 │ │ │ │ + mulseq ip, r4, r9 │ │ │ │ + andseq sp, ip, sl, lsl #19 │ │ │ │ + mulseq ip, r0, r9 │ │ │ │ + andseq sp, ip, r6, lsl #19 │ │ │ │ + andseq sp, ip, r4, lsl #19 │ │ │ │ + andseq sp, ip, r6, ror r9 │ │ │ │ + andseq sp, ip, r4, ror r9 │ │ │ │ + andseq sp, ip, r6, ror #18 │ │ │ │ + andseq sp, ip, r4, ror #18 │ │ │ │ + andseq sp, ip, ip, ror #17 │ │ │ │ + andseq sp, ip, r2, asr #17 │ │ │ │ + eoreq r3, pc, lr, lsr #3 │ │ │ │ + andseq sp, ip, r8, ror #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq ip, r6, r8 │ │ │ │ - eorseq fp, r9, sl, lsl #14 │ │ │ │ - ldrsbteq sp, [r9], -r0 │ │ │ │ + andseq sp, ip, lr, lsr #15 │ │ │ │ + eorseq fp, r9, lr, ror r7 │ │ │ │ + eorseq sp, r9, r4, asr #4 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ @ instruction: 0x000016b8 │ │ │ │ - @ instruction: 0x001cd7bc │ │ │ │ - andseq sp, ip, lr, lsr #15 │ │ │ │ - @ instruction: 0x001cd7b6 │ │ │ │ + @ instruction: 0x001cd6d4 │ │ │ │ + andseq sp, ip, r6, asr #13 │ │ │ │ + andseq sp, ip, lr, asr #13 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ - eorseq sp, r9, r4, asr #1 │ │ │ │ - eorseq r8, r2, ip, lsl r6 │ │ │ │ - @ instruction: 0x001cd5f0 │ │ │ │ - andseq sp, ip, lr, lsl #12 │ │ │ │ - andseq sp, ip, r0, lsr r5 │ │ │ │ - eorseq ip, r9, ip, ror #27 │ │ │ │ - eorseq ip, r9, r4, asr #27 │ │ │ │ - eorseq ip, r9, sl, lsr #27 │ │ │ │ - mlaseq r9, r0, sp, ip │ │ │ │ - eorseq ip, r9, r6, ror sp │ │ │ │ - eorseq ip, r9, r4, lsr sp │ │ │ │ - eorseq ip, r9, sl, lsl sp │ │ │ │ - eorseq ip, r9, r6, ror #25 │ │ │ │ + eorseq sp, r9, r8, lsr r1 │ │ │ │ + eorseq r8, r2, r4, lsr #10 │ │ │ │ + andseq sp, ip, r8, lsl #10 │ │ │ │ + andseq sp, ip, r6, lsr #10 │ │ │ │ + andseq sp, ip, r8, asr #8 │ │ │ │ + eorseq ip, r9, r0, ror #28 │ │ │ │ + eorseq ip, r9, r8, lsr lr │ │ │ │ + eorseq ip, r9, lr, lsl lr │ │ │ │ + eorseq ip, r9, r4, lsl #28 │ │ │ │ + eorseq ip, r9, sl, ror #27 │ │ │ │ + eorseq ip, r9, r8, lsr #27 │ │ │ │ + eorseq ip, r9, lr, lsl #27 │ │ │ │ + eorseq ip, r9, sl, asr sp │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavc r3, {r1, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ tstle r5, fp, ror fp │ │ │ │ - blcs a1988 <__read_chk@plt+0x3c5b4> │ │ │ │ - blcs 1ff34a0 <__read_chk@plt+0x1f8e0cc> │ │ │ │ + blcs a1914 <__read_chk@plt+0x3c540> │ │ │ │ + blcs 1ff342c <__read_chk@plt+0x1f8e058> │ │ │ │ strbthi pc, [r4], #64 @ 0x40 @ │ │ │ │ andsls r4, r9, #16, 12 @ 0x1000000 │ │ │ │ - blx ff43fdb4 <__read_chk@plt+0xff3da9e0> │ │ │ │ + blx ff4bfd40 <__read_chk@plt+0xff45a96c> │ │ │ │ stmdacs r0, {r0, r3, r4, r9, fp, ip, pc} │ │ │ │ ldrhi pc, [sp], #0 │ │ │ │ @ instruction: 0x46119b11 │ │ │ │ rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ qadd16mi r1, r8, sp │ │ │ │ - stc 7, cr15, [r4], #-900 @ 0xfffffc7c │ │ │ │ + mrrc 7, 14, pc, lr, cr1 @ │ │ │ │ movwcs r9, #2577 @ 0xa11 │ │ │ │ svccc 0x00fbf882 │ │ │ │ @ instruction: 0xf8139b11 │ │ │ │ - blcs 1f52884 <__read_chk@plt+0x1eed4b0> │ │ │ │ + blcs 1f52810 <__read_chk@plt+0x1eed43c> │ │ │ │ ldrbthi pc, [r9], #-0 @ │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ @ instruction: 0xb12b32ac │ │ │ │ @ instruction: 0xf5039b18 │ │ │ │ eorcc r5, ip, sl, asr #32 │ │ │ │ - @ instruction: 0xf9d6f166 │ │ │ │ + @ instruction: 0xf980f166 │ │ │ │ @ instruction: 0xf17f4628 │ │ │ │ - blls 282cf8 <__read_chk@plt+0x21d924> │ │ │ │ + blls 282b2c <__read_chk@plt+0x21d758> │ │ │ │ adceq pc, ip, #12779520 @ 0xc30000 │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ @ instruction: 0xb12b32b8 │ │ │ │ @ instruction: 0xf5039b18 │ │ │ │ eorscc r5, r8, sl, asr #32 │ │ │ │ - stc2l 1, cr15, [r2], #-248 @ 0xffffff08 │ │ │ │ + stc2l 1, cr15, [r4], #-248 @ 0xffffff08 │ │ │ │ ldrtmi r4, [r2], r8, lsr #12 │ │ │ │ - ldc2 1, cr15, [r2], #-248 @ 0xffffff08 │ │ │ │ + ldc2 1, cr15, [r4], #-248 @ 0xffffff08 │ │ │ │ strbmi r9, [sp], -r7, lsl #22 │ │ │ │ @ instruction: 0xf8c34626 │ │ │ │ @ instruction: 0xf7ff02b8 │ │ │ │ - bcs b2060 <__read_chk@plt+0x4cc8c> │ │ │ │ + bcs b1fec <__read_chk@plt+0x4cc18> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr7, cr15, {1} │ │ │ │ ssatmi r4, #19, r0, lsl #12 │ │ │ │ - ldc2l 1, cr15, [sl], #508 @ 0x1fc │ │ │ │ + stc2 1, cr15, [r4], #508 @ 0x1fc │ │ │ │ strbmi r9, [sp], -r7, lsl #22 │ │ │ │ @ instruction: 0xf8c34626 │ │ │ │ @ instruction: 0xf7ff02b0 │ │ │ │ ssatmi fp, #19, r9, asr #19 │ │ │ │ strtmi r4, [r6], -sp, asr #12 │ │ │ │ @ instruction: 0xf7ff920e │ │ │ │ andsls fp, r9, #3457024 @ 0x34c000 │ │ │ │ - stmib r4, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib lr!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ssatmi r9, #19, r9, lsl #20 │ │ │ │ strtmi r6, [r6], -r3, lsl #16 │ │ │ │ ldmdavc r1, {r0, r2, r3, r6, r9, sl, lr} │ │ │ │ andscc pc, r1, r3, lsr r8 @ │ │ │ │ strvs pc, [r0], #-1043 @ 0xfffffbed │ │ │ │ mvnshi pc, #64 @ 0x40 │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ vqshl.s8 q2, , │ │ │ │ @ instruction: 0xf7e1415c │ │ │ │ - @ instruction: 0xf8dfe8c8 │ │ │ │ + @ instruction: 0xf8dfe902 │ │ │ │ andcs r3, r1, #208, 18 @ 0x340000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andls pc, r3, fp, asr r8 @ │ │ │ │ andls r2, r0, lr, ror #6 │ │ │ │ strbmi r9, [r8], -r1, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b ff3c18c0 <__read_chk@plt+0xff35c4ec> │ │ │ │ + bl 24184c <__read_chk@plt+0x1dc478> │ │ │ │ orrmi pc, r0, #37748736 @ 0x2400000 │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf8832201 │ │ │ │ @ instruction: 0xf7fe4fff │ │ │ │ @ instruction: 0xf7fffab9 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r7, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x464d46b2 │ │ │ │ ldmdblt fp, {r1, r2, r5, r9, sl, lr} │ │ │ │ - blcs 9db4c <__read_chk@plt+0x38778> │ │ │ │ - ldrbhi pc, [pc], #-0 @ 83964 <__read_chk@plt+0x1e590> @ │ │ │ │ + blcs 9dad8 <__read_chk@plt+0x38704> │ │ │ │ + ldrbhi pc, [pc], #-0 @ 838f0 <__read_chk@plt+0x1e51c> @ │ │ │ │ stmibne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ @ instruction: 0xf7e171fa │ │ │ │ - @ instruction: 0xf8dfe89a │ │ │ │ + @ instruction: 0xf8dfe8d4 │ │ │ │ andcs r3, r1, #116, 18 @ 0x1d0000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ stmdbcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b fe7c1920 <__read_chk@plt+0xfe75c54c> │ │ │ │ + b ff6418ac <__read_chk@plt+0xff5dc4d8> │ │ │ │ orrmi pc, r0, #4, 10 @ 0x1000000 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf8832201 │ │ │ │ @ instruction: 0xf7fe1fff │ │ │ │ @ instruction: 0xf7fffa89 │ │ │ │ ldrtmi fp, [r2], pc, ror #18 │ │ │ │ strtmi r4, [r6], -sp, asr #12 │ │ │ │ @@ -31107,62 +31078,62 @@ │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ sbchi pc, r1, #0 │ │ │ │ streq pc, [r3], -sl, lsr #3 │ │ │ │ ldrdge pc, [r8], -r5 │ │ │ │ stmdbeq r8, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0x4650d016 │ │ │ │ - @ instruction: 0xf9f2f15a │ │ │ │ + @ instruction: 0xf9f4f15a │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ orrhi pc, r4, #0 │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ @ instruction: 0xb12b32a8 │ │ │ │ @ instruction: 0xf5039b18 │ │ │ │ eorcc r5, r8, sl, asr #32 │ │ │ │ - @ instruction: 0xf90cf166 │ │ │ │ + @ instruction: 0xf8b6f166 │ │ │ │ @ instruction: 0xf17f4650 │ │ │ │ - blls 282b64 <__read_chk@plt+0x21d790> │ │ │ │ + blls 282998 <__read_chk@plt+0x21d5c4> │ │ │ │ adceq pc, r8, #12779520 @ 0xc30000 │ │ │ │ strtmi r4, [r2], sp, asr #12 │ │ │ │ stmdblt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ adchi pc, r6, #0 │ │ │ │ streq pc, [r3], -sl, lsr #3 │ │ │ │ ldrdge pc, [r8], -r5 │ │ │ │ stmdbeq r8, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrbmi sp, [r0], -lr, ror #1 │ │ │ │ - @ instruction: 0xf9caf15a │ │ │ │ + @ instruction: 0xf9ccf15a │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ cmpphi r4, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ @ instruction: 0xb12b35b8 │ │ │ │ @ instruction: 0xf5039b18 │ │ │ │ eorscc r5, r8, r6, asr r0 │ │ │ │ - @ instruction: 0xf8e4f166 │ │ │ │ + @ instruction: 0xf88ef166 │ │ │ │ @ instruction: 0xf17f4650 │ │ │ │ - blls 282b14 <__read_chk@plt+0x21d740> │ │ │ │ + blls 282948 <__read_chk@plt+0x21d574> │ │ │ │ ldreq pc, [r8, #2243]! @ 0x8c3 │ │ │ │ @ instruction: 0xf1bae7d6 │ │ │ │ @ instruction: 0xf0000402 │ │ │ │ @ instruction: 0xf1aa8267 │ │ │ │ @ instruction: 0xf8d50603 │ │ │ │ @ instruction: 0xf105a008 │ │ │ │ @ instruction: 0xf1ba0908 │ │ │ │ sbcle r0, r9, r0, lsl #30 │ │ │ │ @ instruction: 0xf15a4650 │ │ │ │ - strmi pc, [r5], -r5, lsr #19 │ │ │ │ + strmi pc, [r5], -r7, lsr #19 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 264794 <__read_chk@plt+0x1ff3c0> │ │ │ │ + blls 264720 <__read_chk@plt+0x1ff34c> │ │ │ │ strbcc pc, [r0, #2259] @ 0x8d3 @ │ │ │ │ - blls 6aff3c <__read_chk@plt+0x64ab68> │ │ │ │ + blls 6afec8 <__read_chk@plt+0x64aaf4> │ │ │ │ subspl pc, r7, r3, lsl #10 │ │ │ │ - @ instruction: 0xf8c0f166 │ │ │ │ + @ instruction: 0xf86af166 │ │ │ │ @ instruction: 0xf17f4650 │ │ │ │ - blls 282acc <__read_chk@plt+0x21d6f8> │ │ │ │ + blls 282900 <__read_chk@plt+0x21d52c> │ │ │ │ strbeq pc, [r0, #2243] @ 0x8c3 @ │ │ │ │ mrcne 7, 3, lr, cr4, cr2, {5} │ │ │ │ @ instruction: 0xf8dfe42d │ │ │ │ @ instruction: 0x46b23830 │ │ │ │ cdpcc 6, 0, cr4, cr1, cr13, {2} │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @@ -31191,97 +31162,97 @@ │ │ │ │ ldmdavs fp!, {r0, r2, r3, r5, r7, fp, ip, sp, pc} │ │ │ │ ldmdavs ip!, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8df82a2 │ │ │ │ andcs r1, r5, #188, 14 @ 0x2f00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x00acf7e0 │ │ │ │ + svc 0x00e6f7e0 │ │ │ │ @ instruction: 0x3798f8df │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ sbfxcc pc, pc, #17, #5 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ ldmdavs fp!, {r0, r2, r3, r4, r5, r6, fp, ip, sp, pc} │ │ │ │ ldmdavs ip!, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8df8297 │ │ │ │ andcs r1, r5, #144, 14 @ 0x2400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x0092f7e0 │ │ │ │ + svc 0x00ccf7e0 │ │ │ │ @ instruction: 0x3764f8df │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x3778f8df │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ @ instruction: 0xf1bab863 │ │ │ │ @ instruction: 0xf0000402 │ │ │ │ stmiavs r8!, {r0, r1, r3, r4, r5, r6, r7, pc} │ │ │ │ streq pc, [r3], -sl, lsr #3 │ │ │ │ - blx fe3401ae <__read_chk@plt+0xfe2dadda> │ │ │ │ + blx dc013a <__read_chk@plt+0xd5ad66> │ │ │ │ strcc r9, [r8, #-2838] @ 0xfffff4ea │ │ │ │ @ instruction: 0xf8c346a2 │ │ │ │ @ instruction: 0xf7ff04a0 │ │ │ │ ldmdavs fp!, {r0, r3, r5, r6, fp, ip, sp, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df827c │ │ │ │ andcs r1, r5, #68, 14 @ 0x1100000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x0068f7e0 │ │ │ │ + svc 0x00a2f7e0 │ │ │ │ @ instruction: 0x3710f8df │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x372cf8df │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ ldmdavs fp!, {r0, r3, r4, r5, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs fp!, {r0, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8142 │ │ │ │ andcs r1, r5, #20, 14 @ 0x500000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x004cf7e0 │ │ │ │ + svc 0x0086f7e0 │ │ │ │ @ instruction: 0x36d8f8df │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ usatcc pc, #28, pc, asr #17 @ │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ ldmdavs fp!, {r0, r2, r3, r4, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs fp!, {r0, r1, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df80c2 │ │ │ │ andcs r1, r5, #228, 12 @ 0xe400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x0030f7e0 │ │ │ │ + svc 0x006af7e0 │ │ │ │ ssatcc pc, #1, pc, asr #17 @ │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x36ccf8df │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ ldmdavs fp!, {r0, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs fp!, {r1, r2, r3, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df815e │ │ │ │ andcs r1, r5, #180, 12 @ 0xb400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - svc 0x0014f7e0 │ │ │ │ + svc 0x004ef7e0 │ │ │ │ @ instruction: 0x3668f8df │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x369cf8df │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0xf7fe9301 │ │ │ │ - bls 273c30 <__read_chk@plt+0x20e85c> │ │ │ │ + bls 273bbc <__read_chk@plt+0x20e7e8> │ │ │ │ @ instruction: 0x464d46b2 │ │ │ │ @ instruction: 0xf8923e01 │ │ │ │ @ instruction: 0xf0433100 │ │ │ │ @ instruction: 0xf8820308 │ │ │ │ @ instruction: 0xf7fe3100 │ │ │ │ ldrtmi fp, [r2], pc, ror #31 │ │ │ │ strbmi r2, [sp], -r1, lsl #6 │ │ │ │ @@ -31343,854 +31314,854 @@ │ │ │ │ @ instruction: 0xfffff89b │ │ │ │ @ instruction: 0xfffffbe7 │ │ │ │ ldrne pc, [r0, #2271] @ 0x8df │ │ │ │ strbmi r2, [r5], -r5, lsl #4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ @ instruction: 0xf7e0711c │ │ │ │ - @ instruction: 0x4621ee7e │ │ │ │ - bllt ffcc1db4 <__read_chk@plt+0xffc5c9e0> │ │ │ │ + @ instruction: 0x4621eeb8 │ │ │ │ + bllt ffcc1d40 <__read_chk@plt+0xffc5c96c> │ │ │ │ @ instruction: 0xf0402b03 │ │ │ │ movwcs r8, #12689 @ 0x3191 │ │ │ │ @ instruction: 0xf1ba603b │ │ │ │ tstls r9, #134217728 @ 0x8000000 │ │ │ │ rschi pc, sl, r0 │ │ │ │ andscs r6, r8, ip, lsr #17 │ │ │ │ - @ instruction: 0xf8aaf166 │ │ │ │ + @ instruction: 0xf854f166 │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ movwcs r4, #1564 @ 0x61c │ │ │ │ eorvs r3, r3, r8, lsl #10 │ │ │ │ adcvs r6, r3, r3, rrx │ │ │ │ @ instruction: 0x612360e3 │ │ │ │ @ instruction: 0xf17f6163 │ │ │ │ - ldmvs fp!, {r0, r1, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 9bf74 <__read_chk@plt+0x36ba0> │ │ │ │ + ldmvs fp!, {r0, r2, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 9bf00 <__read_chk@plt+0x36b2c> │ │ │ │ mvnshi pc, r0 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1aa3214 │ │ │ │ andsvs r0, r4, r3, lsl #12 │ │ │ │ ldrdge pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ svclt 0x0040f7fe │ │ │ │ rsbvs r1, r8, r0, ror #24 │ │ │ │ - blcs a1fa4 <__read_chk@plt+0x3cbd0> │ │ │ │ + blcs a1f30 <__read_chk@plt+0x3cb5c> │ │ │ │ msrhi SPSR_sx, r0, asr #32 │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ orrhi pc, lr, r0, asr #32 │ │ │ │ streq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ ldmdavs fp!, {r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df81d6 │ │ │ │ andcs r1, r5, #252, 8 @ 0xfc000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mvnsvc pc, r1, lsl #10 │ │ │ │ - cdp 7, 3, cr15, cr0, cr0, {7} │ │ │ │ + cdp 7, 6, cr15, cr10, cr0, {7} │ │ │ │ strtcc pc, [r0], #2271 @ 0x8df │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf85b2201 │ │ │ │ @ instruction: 0xf8df5003 │ │ │ │ andls r3, r0, r0, ror #9 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7e133ff │ │ │ │ - @ instruction: 0xf505e834 │ │ │ │ + @ instruction: 0xf505e86e │ │ │ │ strtmi r4, [r8], -r0, lsl #7 │ │ │ │ @ instruction: 0xf8832100 │ │ │ │ andcs r1, r1, #1020 @ 0x3fc │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf81ef7fe │ │ │ │ movwcs lr, #13778 @ 0x35d2 │ │ │ │ mcrcs 0, 0, r6, cr1, cr11, {1} │ │ │ │ sbcshi pc, r3, r0 │ │ │ │ rsbhi pc, r4, sp, asr #17 │ │ │ │ streq pc, [r4, #-265] @ 0xfffffef7 │ │ │ │ stmdavs r8!, {r2, r8, sp} │ │ │ │ ldrtmi r4, [r2], ip, asr #12 │ │ │ │ - @ instruction: 0xffe4f159 │ │ │ │ + @ instruction: 0xffe6f159 │ │ │ │ cdpcc 6, 0, cr4, cr1, cr9, {5} │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ rschi pc, r6, r0, asr #32 │ │ │ │ @ instruction: 0xf8d52018 │ │ │ │ - @ instruction: 0xf166a000 │ │ │ │ - @ instruction: 0x4604f837 │ │ │ │ + @ instruction: 0xf165a000 │ │ │ │ + strmi pc, [r4], -r1, ror #31 │ │ │ │ @ instruction: 0xf8c44650 │ │ │ │ @ instruction: 0xf8c48000 │ │ │ │ @ instruction: 0xf8c48004 │ │ │ │ @ instruction: 0xf8c48008 │ │ │ │ @ instruction: 0xf8c4800c │ │ │ │ @ instruction: 0xf8c48010 │ │ │ │ @ instruction: 0xf17f8014 │ │ │ │ - ldmvs fp!, {r0, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs fp!, {r0, r1, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb3b36060 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andsvs r3, r4, r4, lsl r2 │ │ │ │ bicsle r2, r1, r0, lsl #28 │ │ │ │ @ instruction: 0xf8dd9b19 │ │ │ │ ldrmi r8, [sl], r4, asr #32 │ │ │ │ ldmdalt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ sbcle r2, r2, r3, lsl #22 │ │ │ │ sbcle r2, r2, r2, lsl #22 │ │ │ │ - blcs 17d8fc <__read_chk@plt+0x118528> │ │ │ │ - blcs 137f50 <__read_chk@plt+0xd2b7c> │ │ │ │ + blcs 17d888 <__read_chk@plt+0x1184b4> │ │ │ │ + blcs 137edc <__read_chk@plt+0xd2b08> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr1, cr15, {3} │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ stmiavs r9!, {r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf1072201 │ │ │ │ @ instruction: 0xf1aa0008 │ │ │ │ strcc r0, [r8, #-1539] @ 0xfffff9fd │ │ │ │ @ instruction: 0xf7fd46a2 │ │ │ │ @ instruction: 0xf7feffa3 │ │ │ │ movwcs fp, #16049 @ 0x3eb1 │ │ │ │ @ instruction: 0xe7ed603b │ │ │ │ strne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ strbmi r2, [r5], -r5, lsl #4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ teqcc r8, r9, ror r4 │ │ │ │ - ldc 7, cr15, [r2, #896]! @ 0x380 │ │ │ │ + stcl 7, cr15, [ip, #896]! @ 0x380 │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ @ instruction: 0xf107bb25 │ │ │ │ strb r0, [sl, r8, lsl #4] │ │ │ │ andcs r4, r5, #4112384 @ 0x3ec000 │ │ │ │ @ instruction: 0xf8dd4645 │ │ │ │ ldrbtmi r8, [r9], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0x71b2f501 │ │ │ │ - stc 7, cr15, [r2, #896]! @ 0x380 │ │ │ │ + ldcl 7, cr15, [ip, #896] @ 0x380 │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ ldmibmi r6!, {r0, r2, r4, r8, r9, fp, ip, sp, pc}^ │ │ │ │ strbmi r2, [r5], -r5, lsl #4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ @ instruction: 0xf7e07184 │ │ │ │ - @ instruction: 0x4621ed96 │ │ │ │ - bllt 2c1f84 <__read_chk@plt+0x25cbb0> │ │ │ │ + @ instruction: 0x4621edd0 │ │ │ │ + bllt 2c1f10 <__read_chk@plt+0x25cb3c> │ │ │ │ andcs r4, r5, #240, 18 @ 0x3c0000 │ │ │ │ @ instruction: 0xf8dd4645 │ │ │ │ ldrbtmi r8, [r9], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0xf7e031ac │ │ │ │ - strtmi lr, [r1], -sl, lsl #27 │ │ │ │ - blt fffc1f9c <__read_chk@plt+0xfff5cbc8> │ │ │ │ + strtmi lr, [r1], -r4, asr #27 │ │ │ │ + blt fffc1f28 <__read_chk@plt+0xfff5cb54> │ │ │ │ andcs r4, r5, #3850240 @ 0x3ac000 │ │ │ │ @ instruction: 0x46469d19 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ strtmi r7, [r8], -fp, lsr #2 │ │ │ │ - ldcl 7, cr15, [sl, #-896]! @ 0xfffffc80 │ │ │ │ + ldc 7, cr15, [r4, #896]! @ 0x380 │ │ │ │ @ instruction: 0xf44f4bcd │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ andls r4, r0, r3, ror #23 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7e033ff │ │ │ │ - @ instruction: 0xf504ef80 │ │ │ │ + @ instruction: 0xf504efba │ │ │ │ strtmi r4, [r9], -r0, lsl #7 │ │ │ │ @ instruction: 0xf8834620 │ │ │ │ andcs r5, r1, #1020 @ 0x3fc │ │ │ │ @ instruction: 0xf7fd464d │ │ │ │ ldrtmi pc, [r3], -fp, ror #30 @ │ │ │ │ ldrmi r3, [sl], r1, lsl #6 │ │ │ │ svclt 0x0094f7fe │ │ │ │ andcs r4, r5, #216, 18 @ 0x360000 │ │ │ │ strbmi r4, [r6], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf5018044 │ │ │ │ @ instruction: 0xf7e0712b │ │ │ │ - blmi feeff554 <__read_chk@plt+0xfee9a180> │ │ │ │ + blmi feeff5c8 <__read_chk@plt+0xfee9a1f4> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf85b2201 │ │ │ │ - blmi ff4d8024 <__read_chk@plt+0xff472c50> │ │ │ │ + blmi ff4d7fb0 <__read_chk@plt+0xff472bdc> │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - svc 0x0056f7e0 │ │ │ │ + svc 0x0090f7e0 │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ svcmi 0x00fff883 │ │ │ │ stmibmi sl, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1605 @ 0xfffff9bb │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ msrvc CPSR_fxc, r1, lsl #10 │ │ │ │ - ldc 7, cr15, [r0, #-896]! @ 0xfffffc80 │ │ │ │ + stcl 7, cr15, [sl, #-896]! @ 0xfffffc80 │ │ │ │ ldrtmi r4, [r2], -r8, lsr #23 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ andls r4, r0, r2, asr #23 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7e033ff │ │ │ │ - @ instruction: 0xf504ef36 │ │ │ │ + @ instruction: 0xf504ef70 │ │ │ │ smlabbcs r0, r0, r3, r4 │ │ │ │ @ instruction: 0x46204632 │ │ │ │ svcne 0x00fff883 │ │ │ │ - blt fe482078 <__read_chk@plt+0xfe41cca4> │ │ │ │ + blt fe482004 <__read_chk@plt+0xfe41cc30> │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xf7fe4625 │ │ │ │ andcs fp, r5, #5, 28 @ 0x50 │ │ │ │ eorsvs r2, sl, r2, lsl #28 │ │ │ │ stmiavs fp!, {r1, r2, r3, r4, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ rsbsvs r3, fp, ip, lsl #10 │ │ │ │ streq pc, [r4], -sl, lsr #3 │ │ │ │ - beq 180744 <__read_chk@plt+0x11b370> │ │ │ │ + beq 1806d0 <__read_chk@plt+0x11b2fc> │ │ │ │ adcsvs r6, fp, fp, lsr #16 │ │ │ │ ldcllt 7, cr15, [r6, #1016]! @ 0x3f8 │ │ │ │ cdpcs 3, 0, cr2, cr2, cr4, {0} │ │ │ │ ldclle 0, cr6, [r0], #236 @ 0xec │ │ │ │ andcs r4, r5, #2850816 @ 0x2b8000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ bicvc pc, r8, r1, lsl #10 │ │ │ │ - ldcl 7, cr15, [r8], #896 @ 0x380 │ │ │ │ + ldc 7, cr15, [r2, #-896]! @ 0xfffffc80 │ │ │ │ @ instruction: 0xf7fe4621 │ │ │ │ movwcs fp, #11743 @ 0x2ddf │ │ │ │ streq pc, [r2], #-442 @ 0xfffffe46 │ │ │ │ eorle r6, ip, fp, lsr r0 │ │ │ │ @ instruction: 0xf1aa68a8 │ │ │ │ @ instruction: 0xf17f0603 │ │ │ │ - strcc pc, [r8, #-2295] @ 0xfffff709 │ │ │ │ + strcc pc, [r8, #-2209] @ 0xfffff75f │ │ │ │ rscsvs r4, r8, r2, lsr #13 │ │ │ │ ldcllt 7, cr15, [r8, #1016] @ 0x3f8 │ │ │ │ @ instruction: 0xf43f2b02 │ │ │ │ str sl, [r8, #3694]! @ 0xe6e │ │ │ │ mcrcc 6, 0, r4, cr1, cr4, {1} │ │ │ │ @ instruction: 0x4610e69f │ │ │ │ andcs r2, sl, #0, 2 │ │ │ │ - svc 0x0080f7df │ │ │ │ - blls 270f1c <__read_chk@plt+0x20bb48> │ │ │ │ + svc 0x00baf7df │ │ │ │ + blls 270ea8 <__read_chk@plt+0x20bad4> │ │ │ │ tstpeq r0, r3, asr #17 @ p-variant is OBSOLETE │ │ │ │ stcllt 7, cr15, [r6, #1016] @ 0x3f8 │ │ │ │ ldrbtmi r4, [r9], #-2457 @ 0xfffff667 │ │ │ │ andcs r3, r5, #120, 2 │ │ │ │ - stcl 7, cr15, [lr], {224} @ 0xe0 │ │ │ │ + stc 7, cr15, [r8, #-896] @ 0xfffffc80 │ │ │ │ ldrt r4, [r2], r9, lsr #12 │ │ │ │ ldrbtmi r4, [r9], #-2454 @ 0xfffff66a │ │ │ │ ubfx r3, r4, #3, #23 │ │ │ │ ldrbtmi r4, [r9], #-2453 @ 0xfffff66b │ │ │ │ orrsvc pc, r8, r1, lsl #10 │ │ │ │ ldmibmi r4, {r0, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strbmi r2, [r5], -r5, lsl #4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ @ instruction: 0xf7e07125 │ │ │ │ - @ instruction: 0x4621ecba │ │ │ │ - blt bc213c <__read_chk@plt+0xb5cd68> │ │ │ │ + @ instruction: 0x4621ecf4 │ │ │ │ + blt bc20c8 <__read_chk@plt+0xb5ccf4> │ │ │ │ @ instruction: 0xf1aa68a8 │ │ │ │ @ instruction: 0xf1050603 │ │ │ │ ldrbt r0, [r0], -r8, lsl #18 │ │ │ │ ldrbtmi r4, [r9], #-2443 @ 0xfffff675 │ │ │ │ tstpvc r4, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - stc 7, cr15, [sl], #896 @ 0x380 │ │ │ │ + stcl 7, cr15, [r4], #896 @ 0x380 │ │ │ │ @ instruction: 0xf7fe4621 │ │ │ │ - bls 2737a4 <__read_chk@plt+0x20e3d0> │ │ │ │ + bls 273730 <__read_chk@plt+0x20e35c> │ │ │ │ @ instruction: 0xf8c22301 │ │ │ │ @ instruction: 0xf7fe3110 │ │ │ │ - blls 4f37b8 <__read_chk@plt+0x48e3e4> │ │ │ │ + blls 4f3744 <__read_chk@plt+0x48e370> │ │ │ │ stccc 8, cr15, [r3], {19} │ │ │ │ svclt 0x00182b7d │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 4eef78 <__read_chk@plt+0x489ba4> │ │ │ │ + blls 4eef04 <__read_chk@plt+0x489b30> │ │ │ │ mrcne 1, 4, r2, cr8, cr13, {3} │ │ │ │ - ldm r8!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffab87 │ │ │ │ @ instruction: 0xf50dbb75 │ │ │ │ vst3.32 {d21,d23,d25}, [pc], r4 │ │ │ │ strcc r5, [ip, #-384] @ 0xfffffe80 │ │ │ │ @ instruction: 0xf7e04628 │ │ │ │ - stmdacs r0, {r3, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - blls 4f82e4 <__read_chk@plt+0x492f10> │ │ │ │ - bls 6d5a4c <__read_chk@plt+0x670678> │ │ │ │ + stmdacs r0, {r1, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blls 4f8270 <__read_chk@plt+0x492e9c> │ │ │ │ + bls 6d59d8 <__read_chk@plt+0x670604> │ │ │ │ @ instruction: 0xf44f1f1d │ │ │ │ strtmi r5, [r8], -r0, lsl #7 │ │ │ │ - ldc2l 1, cr15, [r4, #356] @ 0x164 │ │ │ │ - bllt 17421b4 <__read_chk@plt+0x16dcde0> │ │ │ │ + ldc2l 1, cr15, [r6, #356] @ 0x164 │ │ │ │ + bllt 1742140 <__read_chk@plt+0x16dcd6c> │ │ │ │ strpl pc, [r4, #1293] @ 0x50d │ │ │ │ orrpl pc, r0, pc, asr #8 │ │ │ │ strtmi r3, [r8], -ip, lsl #10 │ │ │ │ - cdp 7, 9, cr15, cr2, cr0, {7} │ │ │ │ - blls 4f088c <__read_chk@plt+0x48b4b8> │ │ │ │ - bls 6d5a74 <__read_chk@plt+0x6706a0> │ │ │ │ + cdp 7, 12, cr15, cr12, cr0, {7} │ │ │ │ + blls 4f0818 <__read_chk@plt+0x48b444> │ │ │ │ + bls 6d5a00 <__read_chk@plt+0x67062c> │ │ │ │ @ instruction: 0xf44f1f1d │ │ │ │ strtmi r5, [r8], -r0, lsl #7 │ │ │ │ - stc2l 1, cr15, [r0, #356] @ 0x164 │ │ │ │ - blt fe6c21dc <__read_chk@plt+0xfe65ce08> │ │ │ │ + stc2l 1, cr15, [r2, #356] @ 0x164 │ │ │ │ + blt fe6c2168 <__read_chk@plt+0xfe65cd94> │ │ │ │ andeq pc, r8, #-1073741823 @ 0xc0000001 │ │ │ │ movwcs lr, #5645 @ 0x160d │ │ │ │ @ instruction: 0xf17f603b │ │ │ │ - strbmi pc, [sp], -fp, ror #16 @ │ │ │ │ + @ instruction: 0x464df815 │ │ │ │ rsbsvs r4, r8, r2, lsr #13 │ │ │ │ stcllt 7, cr15, [ip, #-1016] @ 0xfffffc08 │ │ │ │ andcs r4, r5, #1589248 @ 0x184000 │ │ │ │ ldrbtmi sl, [r9], #-3363 @ 0xfffff2dd │ │ │ │ - mrrc 7, 14, pc, r4, cr0 @ │ │ │ │ - blx ff4421fe <__read_chk@plt+0xff3dce2a> │ │ │ │ - blt fe142208 <__read_chk@plt+0xfe0dce34> │ │ │ │ + stc 7, cr15, [lr], {224} @ 0xe0 │ │ │ │ + blx ff44218a <__read_chk@plt+0xff3dcdb6> │ │ │ │ + blt fe142194 <__read_chk@plt+0xfe0dcdc0> │ │ │ │ @ instruction: 0x217d1c90 │ │ │ │ @ instruction: 0xf7e19219 │ │ │ │ - bls 6fe3d8 <__read_chk@plt+0x699004> │ │ │ │ + bls 6fe44c <__read_chk@plt+0x699078> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffab1b │ │ │ │ @ instruction: 0x4610bb11 │ │ │ │ - @ instruction: 0xf84ef17f │ │ │ │ + @ instruction: 0xfff8f17e │ │ │ │ @ instruction: 0xf7fe6078 │ │ │ │ ldcne 13, cr11, [r0], {49} @ 0x31 │ │ │ │ andsls r2, r9, #1073741855 @ 0x4000001f │ │ │ │ - ldmda lr, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r3, r4, r9, fp, ip, pc} │ │ │ │ - bge 17c143c <__read_chk@plt+0x175c068> │ │ │ │ - blt 1542240 <__read_chk@plt+0x14dce6c> │ │ │ │ + bge 17c13c8 <__read_chk@plt+0x175bff4> │ │ │ │ + blt 15421cc <__read_chk@plt+0x14dcdf8> │ │ │ │ andcs r4, r5, #1294336 @ 0x13c000 │ │ │ │ ldrbtmi sl, [r9], #-3363 @ 0xfffff2dd │ │ │ │ - stc 7, cr15, [lr], #-896 @ 0xfffffc80 │ │ │ │ - blx feac224a <__read_chk@plt+0xfea5ce76> │ │ │ │ - bllt 342254 <__read_chk@plt+0x2dce80> │ │ │ │ + stcl 7, cr15, [r8], #-896 @ 0xfffffc80 │ │ │ │ + blx feac21d6 <__read_chk@plt+0xfea5ce02> │ │ │ │ + bllt 3421e0 <__read_chk@plt+0x2dce0c> │ │ │ │ @ instruction: 0xf04f4825 │ │ │ │ stmdbmi sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf85b4479 │ │ │ │ vhadd.s8 d4, d1, d0 │ │ │ │ stmib sp, {r2, r3, r5, r7, r8, lr}^ │ │ │ │ andcs r1, r1, #0, 4 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf7e04620 │ │ │ │ - @ instruction: 0xf504ee2e │ │ │ │ + @ instruction: 0xf504ee68 │ │ │ │ smlabbcs r0, r0, r3, r4 │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ svcne 0x00fff883 │ │ │ │ mrc2 7, 0, pc, cr10, cr13, {7} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - svc 0x0094f7df │ │ │ │ + svc 0x00cef7df │ │ │ │ andcs r4, r5, #999424 @ 0xf4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ orrsmi pc, r4, r1, lsl #4 │ │ │ │ - stc 7, cr15, [r4], {224} @ 0xe0 │ │ │ │ + ldc 7, cr15, [lr], #-896 @ 0xfffffc80 │ │ │ │ @ instruction: 0xf8584b12 │ │ │ │ @ instruction: 0xf44f2c20 │ │ │ │ @ instruction: 0xf85b41a0 │ │ │ │ @ instruction: 0xf04f4003 │ │ │ │ andls r3, r2, #-67108861 @ 0xfc000003 │ │ │ │ andls r9, r1, #57344 @ 0xe000 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7e04620 │ │ │ │ - ldrb lr, [r8, r8, lsl #28] │ │ │ │ + ldrb lr, [r8, r2, asr #28] │ │ │ │ andcs r4, r5, #802816 @ 0xc4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ffbc2254 <__read_chk@plt+0xffb5ce80> │ │ │ │ + stc 7, cr15, [r6], #-896 @ 0xfffffc80 │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ ldc2l 7, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - svc 0x006cf7df │ │ │ │ - bl 1b42268 <__read_chk@plt+0x1adce94> │ │ │ │ + svc 0x00a6f7df │ │ │ │ + bl fe9c21f4 <__read_chk@plt+0xfe95ce20> │ │ │ │ @ instruction: 0xf9e0f7fe │ │ │ │ - eorseq ip, r9, r0, ror #20 │ │ │ │ + ldrsbteq ip, [r9], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq ip, r9, r4, lsl #20 │ │ │ │ - andseq ip, ip, r8, ror #30 │ │ │ │ + eorseq ip, r9, r8, ror sl │ │ │ │ + andseq ip, ip, r0, lsl #29 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq ip, r9, sl, lsr #16 │ │ │ │ - mulseq ip, sl, ip │ │ │ │ - ldrshteq ip, [r9], -r6 │ │ │ │ - andseq ip, ip, sl, asr #24 │ │ │ │ - eorseq ip, r9, r2, lsr #15 │ │ │ │ - andseq ip, ip, r2, lsr #24 │ │ │ │ - eorseq ip, r9, sl, ror #14 │ │ │ │ - andseq ip, ip, r6, lsl #24 │ │ │ │ - eorseq ip, r9, r2, lsr r7 │ │ │ │ - @ instruction: 0x001ccbba │ │ │ │ - ldrshteq ip, [r9], -sl │ │ │ │ - @ instruction: 0x001ccbb6 │ │ │ │ - eorseq ip, r9, ip, asr #11 │ │ │ │ - eorseq r7, r2, r4, lsl fp │ │ │ │ - eorseq ip, r9, r2, lsr r5 │ │ │ │ - andseq ip, ip, r6, asr #27 │ │ │ │ - eorseq ip, r9, r4, lsr r4 │ │ │ │ - eorseq ip, r9, r6, lsl r4 │ │ │ │ - ldrshteq ip, [r9], -ip │ │ │ │ - eorseq ip, r9, r2, ror #7 │ │ │ │ - eorseq ip, r9, ip, asr #7 │ │ │ │ - andseq ip, ip, sl, asr #16 │ │ │ │ - eorseq ip, r9, r8, ror r3 │ │ │ │ - andseq ip, ip, ip, lsr #16 │ │ │ │ + mlaseq r9, lr, r8, ip │ │ │ │ + @ instruction: 0x001ccbb2 │ │ │ │ + eorseq ip, r9, sl, ror #16 │ │ │ │ + andseq ip, ip, r2, ror #22 │ │ │ │ + eorseq ip, r9, r6, lsl r8 │ │ │ │ + andseq ip, ip, sl, lsr fp │ │ │ │ + ldrsbteq ip, [r9], -lr │ │ │ │ + andseq ip, ip, lr, lsl fp │ │ │ │ + eorseq ip, r9, r6, lsr #15 │ │ │ │ + @ instruction: 0x001ccad2 │ │ │ │ + eorseq ip, r9, lr, ror #14 │ │ │ │ + andseq ip, ip, lr, asr #21 │ │ │ │ + eorseq ip, r9, r0, asr #12 │ │ │ │ + eorseq r7, r2, ip, lsl sl │ │ │ │ + eorseq ip, r9, r6, lsr #11 │ │ │ │ + @ instruction: 0x001cccde │ │ │ │ + eorseq ip, r9, r8, lsr #9 │ │ │ │ + eorseq ip, r9, sl, lsl #9 │ │ │ │ + eorseq ip, r9, r0, ror r4 │ │ │ │ + eorseq ip, r9, r6, asr r4 │ │ │ │ + eorseq ip, r9, r0, asr #8 │ │ │ │ + andseq ip, ip, r2, ror #14 │ │ │ │ + eorseq ip, r9, ip, ror #7 │ │ │ │ + andseq ip, ip, r4, asr #14 │ │ │ │ + eorseq ip, r9, sl, lsr #7 │ │ │ │ + andseq ip, ip, r2, ror #13 │ │ │ │ eorseq ip, r9, r6, lsr r3 │ │ │ │ - andseq ip, ip, sl, asr #15 │ │ │ │ - eorseq ip, r9, r2, asr #5 │ │ │ │ - eorseq ip, r9, lr, ror #4 │ │ │ │ - eorseq ip, r9, lr, asr r2 │ │ │ │ - eorseq ip, r9, r6, asr r2 │ │ │ │ - eorseq ip, r9, r4, asr #4 │ │ │ │ - eorseq ip, r9, r6, lsr #4 │ │ │ │ - andseq ip, ip, lr, lsr #14 │ │ │ │ - @ instruction: 0x001cc6b2 │ │ │ │ - eorseq ip, r9, r4, lsl r1 │ │ │ │ - ldrsbteq ip, [r9], -sl │ │ │ │ - @ instruction: 0x001cc6ba │ │ │ │ + eorseq ip, r9, r2, ror #5 │ │ │ │ + ldrsbteq ip, [r9], -r2 │ │ │ │ + eorseq ip, r9, sl, asr #5 │ │ │ │ + ldrhteq ip, [r9], -r8 │ │ │ │ + mlaseq r9, sl, r2, ip │ │ │ │ + andseq ip, ip, r6, asr #12 │ │ │ │ + andseq ip, ip, sl, asr #11 │ │ │ │ + eorseq ip, r9, r8, lsl #3 │ │ │ │ + eorseq ip, r9, lr, asr #2 │ │ │ │ + @ instruction: 0x001cc5d2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febdb59c <__read_chk@plt+0xfeb761c8> │ │ │ │ + bl febdb528 <__read_chk@plt+0xfeb76154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami r1, {r3, r4, r6, r7, r8, sl, fp}^ │ │ │ │ stcvc 5, cr15, [r7, #-692] @ 0xfffffd4c │ │ │ │ ldrbtmi r4, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ - bmi 14d70f0 <__read_chk@plt+0x1471d1c> │ │ │ │ + bmi 14d707c <__read_chk@plt+0x1471ca8> │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9185 │ │ │ │ ldmdavs r9, {r8} │ │ │ │ suble r2, r7, r0, lsl #18 │ │ │ │ - blcs 9e534 <__read_chk@plt+0x39160> │ │ │ │ - blmi 137b0dc <__read_chk@plt+0x1315d08> │ │ │ │ + blcs 9e4c0 <__read_chk@plt+0x390ec> │ │ │ │ + blmi 137b068 <__read_chk@plt+0x1315c94> │ │ │ │ subscs r5, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ smlabblt r3, r0, r2, r3 │ │ │ │ stclmi 8, cr6, [r7, #-360] @ 0xfffffe98 │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x1e911ad2 │ │ │ │ mcrrle 9, 0, r2, r3, cr2 @ │ │ │ │ ldrdcc pc, [r8], r5 @ │ │ │ │ addvc pc, r6, pc, asr #8 │ │ │ │ ldrbtmi r4, [sl], #-2626 @ 0xfffff5be │ │ │ │ vqrdmulh.s d15, d3, d0 │ │ │ │ addsmi r5, r9, #13828096 @ 0xd30000 │ │ │ │ movwcs fp, #4056 @ 0xfd8 │ │ │ │ - blcs 1bb814 <__read_chk@plt+0x156440> │ │ │ │ + blcs 1bb7a0 <__read_chk@plt+0x1563cc> │ │ │ │ movwcs fp, #20408 @ 0x4fb8 │ │ │ │ vldmdbmi sp!, {d3-d4} │ │ │ │ - bmi fef430 <__read_chk@plt+0xf8a05c> │ │ │ │ + bmi fef3bc <__read_chk@plt+0xf89fe8> │ │ │ │ ldmdbmi sp!, {r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [sl], #-1149 @ 0xfffffb83 │ │ │ │ ldrbtmi r9, [r9], #-515 @ 0xfffffdfd │ │ │ │ andseq pc, r0, #1073741825 @ 0x40000001 │ │ │ │ stmib sp, {r8, ip, pc}^ │ │ │ │ vcgt.s8 d18, d0, d1 │ │ │ │ andcs r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ @ instruction: 0xf7e04619 │ │ │ │ - stmdavs sl!, {r4, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdavs sl!, {r1, r3, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8842100 │ │ │ │ - bcs c8c10 <__read_chk@plt+0x6383c> │ │ │ │ - bcs 17b850 <__read_chk@plt+0x11647c> │ │ │ │ + bcs c8b9c <__read_chk@plt+0x637c8> │ │ │ │ + bcs 17b7dc <__read_chk@plt+0x116408> │ │ │ │ svclt 0x00b84611 │ │ │ │ strtmi r2, [r3], -r3, lsl #2 │ │ │ │ andcs r3, r4, r2, lsl #4 │ │ │ │ - blx 5c0650 <__read_chk@plt+0x55b27c> │ │ │ │ - blmi 9d6d10 <__read_chk@plt+0x97193c> │ │ │ │ + blx 6405dc <__read_chk@plt+0x5db208> │ │ │ │ + blmi 9d6c9c <__read_chk@plt+0x9718c8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe1de4c8 <__read_chk@plt+0xfe1790f4> │ │ │ │ + blls fe1de454 <__read_chk@plt+0xfe179080> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle ip, r0, lsl #6 │ │ │ │ stcvc 5, cr15, [r7, #-52] @ 0xffffffcc │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - stmdblt r4, {r0, r1, r2, r3, r4, r5, r6, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r6, {r0, r1, r2, r3, r4, r5, r6, ip, sp, lr, pc}^ │ │ │ │ stmiavs ip!, {r0, r2, r3, r8, fp, sp}^ │ │ │ │ svclt 0x00a84608 │ │ │ │ cdpne 0, 12, cr2, cr3, cr13, {0} │ │ │ │ svclt 0x00182c00 │ │ │ │ svclt 0x00cc2b03 │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf8d5dc10 │ │ │ │ vst4.32 {d19-d22}, [pc :128], r8 │ │ │ │ ldmdami pc, {r1, r2, r7, r8, sl, ip, sp, lr} @ │ │ │ │ - blx 1d567e <__read_chk@plt+0x1702aa> │ │ │ │ + blx 1d560a <__read_chk@plt+0x170236> │ │ │ │ stmiapl r3, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - blle fec94ed0 <__read_chk@plt+0xfec2fafc> │ │ │ │ + blle fec94e5c <__read_chk@plt+0xfec2fa88> │ │ │ │ svclt 0x00c82904 │ │ │ │ ldcle 15, cr1, [r0], #844 @ 0x34c │ │ │ │ str r4, [lr, r3, lsr #12]! │ │ │ │ subsne r4, fp, r9, lsl sl │ │ │ │ - blcc 11691c <__read_chk@plt+0xb1548> │ │ │ │ + blcc 1168a8 <__read_chk@plt+0xb14d4> │ │ │ │ stmdacc r7, {r0, r1, r2, sl, fp, sp, pc} │ │ │ │ - bne ff0956a8 <__read_chk@plt+0xff0302d4> │ │ │ │ + bne ff095634 <__read_chk@plt+0xff030260> │ │ │ │ andls r4, r5, #2030043136 @ 0x79000000 │ │ │ │ andls r9, r3, #0, 2 │ │ │ │ andseq pc, r0, #1073741825 @ 0x40000001 │ │ │ │ vcgt.s8 d25, d0, d4 │ │ │ │ stmib sp, {r0, r2, r4, r5, r6, r7, r8, r9, ip}^ │ │ │ │ ldrmi r2, [r9], -r1 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ - ldcl 7, cr15, [sl], #896 @ 0x380 │ │ │ │ + ldc 7, cr15, [r4, #-896]! @ 0xfffffc80 │ │ │ │ @ instruction: 0xf7e0e7a9 │ │ │ │ - svclt 0x0000ea6c │ │ │ │ - ldrsbteq sl, [r9], -sl │ │ │ │ + svclt 0x0000eaa6 │ │ │ │ + eorseq sl, r9, lr, asr #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, pc, r0, lsl #25 │ │ │ │ - ldrsbteq sl, [r9], -r0 │ │ │ │ + ldrshteq r8, [pc], -r4 │ │ │ │ + eorseq sl, r9, r4, asr #10 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r8, pc, r0, asr ip @ │ │ │ │ - ldrsbteq ip, [r9], -r2 │ │ │ │ - eorseq r8, pc, r8, lsl ip @ │ │ │ │ - eorseq r7, r2, r6, lsr #10 │ │ │ │ - @ instruction: 0x001cd4de │ │ │ │ - eorseq sl, r9, ip, lsr #8 │ │ │ │ - eorseq ip, r9, r0, lsr r5 │ │ │ │ - eorseq r7, r2, r4, lsl #9 │ │ │ │ - andseq sp, ip, r8, lsr #8 │ │ │ │ + eorseq r8, pc, r4, asr #25 │ │ │ │ + eorseq ip, r9, r6, asr #12 │ │ │ │ + eorseq r8, pc, ip, lsl #25 │ │ │ │ + eorseq r7, r2, lr, lsr #8 │ │ │ │ + @ instruction: 0x001cd3f6 │ │ │ │ + eorseq sl, r9, r0, lsr #9 │ │ │ │ + eorseq ip, r9, r4, lsr #11 │ │ │ │ + eorseq r7, r2, ip, lsl #7 │ │ │ │ + andseq sp, ip, r0, asr #6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ @ instruction: 0xf5ad49a7 │ │ │ │ - bmi fea63974 <__read_chk@plt+0xfe9fe5a0> │ │ │ │ + bmi fea63900 <__read_chk@plt+0xfe9fe52c> │ │ │ │ stcmi 4, cr4, [r7, #484]! @ 0x1e4 │ │ │ │ ldrbtmi r4, [sp], #-2983 @ 0xfffff459 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f928d │ │ │ │ stmiapl ip!, {r9}^ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8dc5c40 │ │ │ │ - blcs 90f58 <__read_chk@plt+0x2bb84> │ │ │ │ + blcs 90ee4 <__read_chk@plt+0x2bb10> │ │ │ │ sbcshi pc, sp, r0 │ │ │ │ @ instruction: 0xf8df685b │ │ │ │ ldrbtmi r8, [r8], #640 @ 0x280 │ │ │ │ ldrdcs pc, [r8], -r8 │ │ │ │ @ instruction: 0x1e9e1a9b │ │ │ │ stclle 14, cr2, [sp, #-8] │ │ │ │ ldrtmi r2, [r7], -sp, lsl #28 │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ strcs fp, [sp, -r8, lsr #31] │ │ │ │ - bcs 9418c <__read_chk@plt+0x2edb8> │ │ │ │ + bcs 94118 <__read_chk@plt+0x2ed44> │ │ │ │ svccs 0x0003bf18 │ │ │ │ ldrmi sp, [r0, r2, asr #26] │ │ │ │ stmibvc r0!, {r5, r9, fp, sp, lr, pc}^ │ │ │ │ svceq 0x0064f1b9 │ │ │ │ tstppl pc, #72, 4 @ p-variant is OBSOLETE @ 0x80000004 │ │ │ │ mvnne pc, #1342177292 @ 0x5000000c │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ strmi r0, [r4], -r4, ror #18 │ │ │ │ vpadd.i8 d15, d9, d7 │ │ │ │ - blx fe94f0c6 <__read_chk@plt+0xfe8e9cf2> │ │ │ │ - b 14491b4 <__read_chk@plt+0x13e3de0> │ │ │ │ - bl fea492fc <__read_chk@plt+0xfe9e3f28> │ │ │ │ + blx fe94f052 <__read_chk@plt+0xfe8e9c7e> │ │ │ │ + b 1449140 <__read_chk@plt+0x13e3d6c> │ │ │ │ + bl fea49288 <__read_chk@plt+0xfe9e3eb4> │ │ │ │ vmax.u8 d0, d0, d3 │ │ │ │ - bcs 1964880 <__read_chk@plt+0x18ff4ac> │ │ │ │ + bcs 196480c <__read_chk@plt+0x18ff438> │ │ │ │ andcs fp, r1, #204, 30 @ 0x330 │ │ │ │ stmdacs r3!, {r9, sp}^ │ │ │ │ andcs fp, r0, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmmi r6, {r0, r2, r6, r7, pc} │ │ │ │ ldrbtmi r4, [r8], #-2950 @ 0xfffff47a │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cdpge 6, 0, cr3, cr15, cr3, {0} │ │ │ │ - bmi fe1d73ec <__read_chk@plt+0xfe172018> │ │ │ │ + bmi fe1d7378 <__read_chk@plt+0xfe171fa4> │ │ │ │ andls r4, r2, fp, ror r4 │ │ │ │ movwls r3, #4880 @ 0x1310 │ │ │ │ ldrbtmi r4, [sl], #-2947 @ 0xfffff47d │ │ │ │ andls r4, r5, #48, 12 @ 0x3000000 │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - stcl 7, cr15, [ip], #-896 @ 0xfffffc80 │ │ │ │ + stc 7, cr15, [r6], #896 @ 0x380 │ │ │ │ svccs 0x000a2300 │ │ │ │ mvnscc pc, r6, lsl #17 │ │ │ │ addshi pc, r5, r0 │ │ │ │ sub r2, fp, r9, lsl r4 │ │ │ │ vst2.16 {d20,d22}, [pc :256], sl │ │ │ │ svcmi 0x007a7286 │ │ │ │ - ldrbtmi r4, [pc], #-1145 @ 84618 <__read_chk@plt+0x1f244> │ │ │ │ + ldrbtmi r4, [pc], #-1145 @ 845a4 <__read_chk@plt+0x1f1d0> │ │ │ │ ldrdhi lr, [sl], -r1 @ │ │ │ │ vqdmulh.s d15, d8, d2 │ │ │ │ @ instruction: 0xf85718b9 │ │ │ │ @ instruction: 0xf891e002 │ │ │ │ ldrbmi r2, [r6, #-264]! @ 0xfffffef8 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ smlabbcs r8, r1, r8, pc @ │ │ │ │ mrrcle 8, 4, r6, r4, cr9 │ │ │ │ @ instruction: 0xf10d3b04 │ │ │ │ - blcs 846aa0 <__read_chk@plt+0x7e16cc> │ │ │ │ + blcs 846a2c <__read_chk@plt+0x7e1658> │ │ │ │ movwcs fp, #3975 @ 0xf87 │ │ │ │ andscc pc, r8, sp, lsl #17 │ │ │ │ msrvs CPSR_fsx, #69206016 @ 0x4200000 │ │ │ │ andcc pc, r0, r9, lsr #17 │ │ │ │ @ instruction: 0x232ebf9f │ │ │ │ andcc pc, r2, r9, lsl #17 │ │ │ │ @ instruction: 0xf8092300 │ │ │ │ - bmi 1a90678 <__read_chk@plt+0x1a2b2a4> │ │ │ │ - blmi 1aafea0 <__read_chk@plt+0x1a4aacc> │ │ │ │ + bmi 1a90604 <__read_chk@plt+0x1a2b230> │ │ │ │ + blmi 1aafe2c <__read_chk@plt+0x1a4aa58> │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ andscc r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ andls r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - stc 7, cr15, [sl], #-896 @ 0xfffffc80 │ │ │ │ + stcl 7, cr15, [r4], #-896 @ 0xfffffc80 │ │ │ │ strcs r6, [r0], #-2083 @ 0xfffff7dd │ │ │ │ mvnsmi pc, r6, lsl #17 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ movtne pc, #51411 @ 0xc8d3 @ │ │ │ │ stcle 2, cr4, [r7, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xf04f290a │ │ │ │ svclt 0x00a80064 │ │ │ │ @ instruction: 0xf1c4210a │ │ │ │ - @ instruction: 0x4604ff51 │ │ │ │ + @ instruction: 0x4604fefb │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ - blx ffd408a8 <__read_chk@plt+0xffcdb4d4> │ │ │ │ - blmi 1656c08 <__read_chk@plt+0x15f1834> │ │ │ │ + blx ffdc0834 <__read_chk@plt+0xffd5b460> │ │ │ │ + blmi 1656b94 <__read_chk@plt+0x15f17c0> │ │ │ │ @ instruction: 0xf8d14479 │ │ │ │ andcc r2, r1, #172 @ 0xac │ │ │ │ adccs pc, ip, r1, asr #17 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldc 7, cr15, [r4, #-896] @ 0xfffffc80 │ │ │ │ - blmi 1157010 <__read_chk@plt+0x10f1c3c> │ │ │ │ + stcl 7, cr15, [lr, #-896] @ 0xfffffc80 │ │ │ │ + blmi 1156f9c <__read_chk@plt+0x10f1bc8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe3de738 <__read_chk@plt+0xfe379364> │ │ │ │ + blls fe3de6c4 <__read_chk@plt+0xfe3792f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r9, r0, lsl #6 │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ pop {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf10d83f0 │ │ │ │ @ instruction: 0xf8dc0918 │ │ │ │ eorcs r3, r0, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xf8892b00 │ │ │ │ ldcle 0, cr2, [fp, #-0] │ │ │ │ - @ instruction: 0xf870f1c5 │ │ │ │ - blx 14d40a <__read_chk@plt+0xe8036> │ │ │ │ + @ instruction: 0xf81af1c5 │ │ │ │ + blx 14d396 <__read_chk@plt+0xe7fc2> │ │ │ │ tstcc r2, r8, lsl #2 │ │ │ │ eorne pc, r1, r7, asr r8 @ │ │ │ │ @ instruction: 0xf10d2220 │ │ │ │ @ instruction: 0xf7e00019 │ │ │ │ - movwcs lr, #3280 @ 0xcd0 │ │ │ │ + movwcs lr, #3338 @ 0xd0a │ │ │ │ eorcc pc, r1, r9, lsl #17 │ │ │ │ cmpcs r0, #42729472 @ 0x28c0000 │ │ │ │ cdpne 7, 5, cr14, cr8, cr1, {1} │ │ │ │ ldcle 12, cr2, [sp], {99} @ 0x63 │ │ │ │ @ instruction: 0xf147212d │ │ │ │ - blmi f831e4 <__read_chk@plt+0xf1de10> │ │ │ │ + blmi f83178 <__read_chk@plt+0xf1dda4> │ │ │ │ @ instruction: 0xe752447b │ │ │ │ ldrbtmi r4, [r9], #-2362 @ 0xfffff6c6 │ │ │ │ ldrtmi lr, [r0], -r8, ror #15 │ │ │ │ - bl ff1426b8 <__read_chk@plt+0xff0dd2e4> │ │ │ │ + bl fffc2644 <__read_chk@plt+0xfff5d270> │ │ │ │ movweq pc, #33184 @ 0x81a0 @ │ │ │ │ stccs 4, cr4, [r9], {51} @ 0x33 │ │ │ │ tstpeq r3, r3, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf109dc34 │ │ │ │ @ instruction: 0xf8830930 │ │ │ │ @ instruction: 0x23259002 │ │ │ │ ldrb r7, [r9, -fp] │ │ │ │ ldrbtmi r4, [r8], #-2097 @ 0xfffff7cf │ │ │ │ ldr r4, [sl, -r3, lsl #12]! │ │ │ │ @ instruction: 0xf1472120 │ │ │ │ - stmdbmi pc!, {r0, r4, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdbmi pc!, {r0, r1, r4, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ cdpge 6, 0, cr9, cr15, cr4, {0} │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ @ instruction: 0xf108492d │ │ │ │ andcs r0, r1, #16, 6 @ 0x40000000 │ │ │ │ andcc lr, r1, sp, asr #19 │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ strdls r1, [r5, -r5] │ │ │ │ tstls r3, r0, lsr r6 │ │ │ │ @ instruction: 0xf7e04619 │ │ │ │ - movwcs lr, #2982 @ 0xba6 │ │ │ │ + movwcs lr, #3040 @ 0xbe0 │ │ │ │ @ instruction: 0xf8862f0a │ │ │ │ @ instruction: 0xf47f31f4 │ │ │ │ shasxmi sl, r0, r9 │ │ │ │ - bl fe4c271c <__read_chk@plt+0xfe45d348> │ │ │ │ + bl ff3426a8 <__read_chk@plt+0xff2dd2d4> │ │ │ │ movweq pc, #33184 @ 0x81a0 @ │ │ │ │ ldclne 4, cr4, [r9], {51} @ 0x33 │ │ │ │ eorseq pc, r1, #805306372 @ 0x30000004 │ │ │ │ eorscs r8, r0, #26 │ │ │ │ bfi r7, sl, #1, #14 │ │ │ │ ldclle 12, cr2, [r7], #396 @ 0x18c │ │ │ │ sbcmi pc, sp, #76, 12 @ 0x4c00000 │ │ │ │ sbcmi pc, ip, #204, 12 @ 0xcc00000 │ │ │ │ andeq pc, r9, #165888 @ 0x28800 │ │ │ │ - blx 246b0e <__read_chk@plt+0x1e173a> │ │ │ │ + blx 246a9a <__read_chk@plt+0x1e16c6> │ │ │ │ eorscc r9, r0, #294912 @ 0x48000 │ │ │ │ sbfx r7, sl, #0, #29 │ │ │ │ - ldm r6!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sl, r9, ip, asr #6 │ │ │ │ + ldmdb r0!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq sl, r9, r0, asr #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r9, r6, asr #6 │ │ │ │ + ldrhteq sl, [r9], -sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r8, pc, lr, asr #21 │ │ │ │ - eorseq r7, r2, r2, ror r3 │ │ │ │ - eorseq r9, r0, r8, asr r0 │ │ │ │ - eorseq r8, pc, r4, asr sl @ │ │ │ │ - eorseq r7, r2, sl, asr r3 │ │ │ │ - andseq sp, ip, r4, lsr #6 │ │ │ │ - eorseq r8, pc, ip, lsl sl @ │ │ │ │ - ldrhteq ip, [r9], -r2 │ │ │ │ - eorseq r8, pc, sl, asr #19 │ │ │ │ - andseq r7, ip, r8, ror #10 │ │ │ │ - eorseq r8, pc, r0, lsl #19 │ │ │ │ + eorseq r8, pc, r2, asr #22 │ │ │ │ + eorseq r7, r2, sl, ror r2 │ │ │ │ + eorseq r8, r0, r0, ror pc │ │ │ │ + eorseq r8, pc, r8, asr #21 │ │ │ │ + eorseq r7, r2, r2, ror #4 │ │ │ │ + andseq sp, ip, ip, lsr r2 │ │ │ │ + mlaseq pc, r0, sl, r8 @ │ │ │ │ + eorseq ip, r9, r6, lsr #8 │ │ │ │ + eorseq r8, pc, lr, lsr sl @ │ │ │ │ + @ instruction: 0x001c74b4 │ │ │ │ + ldrshteq r8, [pc], -r4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrhteq sl, [r9], -ip │ │ │ │ - eorseq r8, r0, r0, lsl #30 │ │ │ │ - @ instruction: 0x001cd1da │ │ │ │ - eorseq r7, r2, sl, ror #3 │ │ │ │ - andseq sp, ip, r8, lsr #3 │ │ │ │ - eorseq r7, r2, r8, asr #3 │ │ │ │ + eorseq sl, r9, r0, lsr r2 │ │ │ │ + eorseq r8, r0, r8, lsl lr │ │ │ │ + ldrsheq sp, [ip], -r2 │ │ │ │ + ldrshteq r7, [r2], -r2 │ │ │ │ + andseq sp, ip, r0, asr #1 │ │ │ │ + ldrsbteq r7, [r2], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl febdba30 <__read_chk@plt+0xfeb7665c> │ │ │ │ + bl febdb9bc <__read_chk@plt+0xfeb765e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf07e0ff8 │ │ │ │ - blmi 204630 <__read_chk@plt+0x19f25c> │ │ │ │ + blmi 2045c4 <__read_chk@plt+0x19f1f0> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ tstmi r8, #176 @ 0xb0 │ │ │ │ pop {r1, r8, ip, lr, pc} │ │ │ │ strbt r4, [r9], -r8 │ │ │ │ stclt 0, cr2, [r8, #-100] @ 0xffffff9c │ │ │ │ - ldrshteq r8, [pc], -r4 │ │ │ │ + eorseq r8, pc, r8, ror #16 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff0c2b94 <__read_chk@plt+0xff05d7c0> │ │ │ │ - bmi fef160c0 <__read_chk@plt+0xfeeb0cec> │ │ │ │ + bleq ff0c2b20 <__read_chk@plt+0xff05d74c> │ │ │ │ + bmi fef1604c <__read_chk@plt+0xfeeb0c78> │ │ │ │ @ instruction: 0xf2ad4bba │ │ │ │ ldrbtmi r4, [sl], #-3364 @ 0xfffff2dc │ │ │ │ @ instruction: 0x460d4fb9 │ │ │ │ - ldrbtmi r4, [pc], #-1540 @ 84878 <__read_chk@plt+0x1f4a4> │ │ │ │ + ldrbtmi r4, [pc], #-1540 @ 84804 <__read_chk@plt+0x1f430> │ │ │ │ @ instruction: 0x460258d3 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f341c │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ mrshi pc, (UNDEF: 6) @ │ │ │ │ @ instruction: 0x462b49b3 │ │ │ │ strls r2, [r0], -r9 │ │ │ │ @ instruction: 0xf15e4479 │ │ │ │ - blmi fed03688 <__read_chk@plt+0xfec9e2b4> │ │ │ │ + blmi fed034bc <__read_chk@plt+0xfec9e0e8> │ │ │ │ andhi pc, r3, r7, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf50380fa │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 912b4 <__read_chk@plt+0x2bee0> │ │ │ │ + blcs 91240 <__read_chk@plt+0x2be6c> │ │ │ │ rscshi pc, r3, r0 │ │ │ │ ldmpl fp!, {r1, r3, r5, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xb1b3681b │ │ │ │ movweq lr, #23124 @ 0x5a54 │ │ │ │ andcs sp, r0, r0, lsl r1 │ │ │ │ - blmi fe917368 <__read_chk@plt+0xfe8b1f94> │ │ │ │ + blmi fe9172f4 <__read_chk@plt+0xfe8b1f20> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl r4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ teqphi r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stcmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf7f92001 │ │ │ │ - ldmmi pc, {r0, r2, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + ldmmi pc, {r0, r1, r2, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r8], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8c060c5 │ │ │ │ stccs 0, cr3, [r0], {172} @ 0xac │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ strcs r4, [r1], #-1569 @ 0xfffff9df │ │ │ │ addscs r3, r6, #16 │ │ │ │ - bl ff4c288c <__read_chk@plt+0xff45d4b8> │ │ │ │ + stc 7, cr15, [sl], {224} @ 0xe0 │ │ │ │ rsbls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [r9], #768 @ 0x300 │ │ │ │ andseq pc, r0, r9, lsl #2 │ │ │ │ andmi pc, r0, r9, asr #17 │ │ │ │ adccc pc, r6, r9, lsl #17 │ │ │ │ - blx fe5c0e96 <__read_chk@plt+0xfe55bac2> │ │ │ │ + blx fe640e22 <__read_chk@plt+0xfe5dba4e> │ │ │ │ andeq pc, r8, r9, asr #17 │ │ │ │ cmple r8, r0, lsl #28 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c92201 │ │ │ │ @ instruction: 0xf5032000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 91340 <__read_chk@plt+0x2bf6c> │ │ │ │ + blcs 912cc <__read_chk@plt+0x2bef8> │ │ │ │ adcshi pc, sl, r0 │ │ │ │ - bne 75eab4 <__read_chk@plt+0x6f96e0> │ │ │ │ - blcs 113554 <__read_chk@plt+0xae180> │ │ │ │ + bne 75ea40 <__read_chk@plt+0x6f966c> │ │ │ │ + blcs 1134e0 <__read_chk@plt+0xae10c> │ │ │ │ sbchi pc, r4, r0, asr #6 │ │ │ │ - blcs 3d7374 <__read_chk@plt+0x371fa0> │ │ │ │ + blcs 3d7300 <__read_chk@plt+0x371f2c> │ │ │ │ movwcs fp, #57256 @ 0xdfa8 │ │ │ │ - blcc 155b44 <__read_chk@plt+0xf0770> │ │ │ │ + blcc 155ad0 <__read_chk@plt+0xf06fc> │ │ │ │ stmdbcs r0, {r0, r4, r6, r7, fp, sp, lr} │ │ │ │ - blcs 1745c4 <__read_chk@plt+0x10f1f0> │ │ │ │ + blcs 174550 <__read_chk@plt+0x10f17c> │ │ │ │ adcshi pc, r8, r0, asr #6 │ │ │ │ stcge 2, cr3, [r4], {16} │ │ │ │ strtmi r9, [r0], -r2, lsl #6 │ │ │ │ strcs r9, [r0], -r1, lsl #4 │ │ │ │ - bmi fe0d7778 <__read_chk@plt+0xfe0723a4> │ │ │ │ + bmi fe0d7704 <__read_chk@plt+0xfe072330> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ vqshl.s8 q10, q13, q0 │ │ │ │ andls r1, r3, #-738197501 @ 0xd4000003 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - b fe9c290c <__read_chk@plt+0xfe95d538> │ │ │ │ + b ff842898 <__read_chk@plt+0xff7dd4c4> │ │ │ │ mvnsvs pc, r4, lsl #17 │ │ │ │ - mrc2 0, 6, pc, cr0, cr14, {3} │ │ │ │ + mrc2 0, 6, pc, cr2, cr14, {3} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r1], -r9, asr #1 │ │ │ │ @ instruction: 0xf240ac82 │ │ │ │ @ instruction: 0x46202212 │ │ │ │ - bl fe142928 <__read_chk@plt+0xfe0dd554> │ │ │ │ + bl fefc28b4 <__read_chk@plt+0xfef5d4e0> │ │ │ │ @ instruction: 0xf88d4620 │ │ │ │ @ instruction: 0xf7e0641a │ │ │ │ - ldmdbmi r3!, {r1, r2, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r3!, {r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ andvc pc, r4, #192, 10 @ 0x30000000 │ │ │ │ strtmi r3, [r0], -r2, lsl #4 │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ @ instruction: 0xf7df2313 │ │ │ │ - @ instruction: 0xf04fef16 │ │ │ │ + @ instruction: 0xf04fef50 │ │ │ │ @ instruction: 0x462031ff │ │ │ │ ldrvs pc, [sl], #-2189 @ 0xfffff773 │ │ │ │ - blx ffac0d8a <__read_chk@plt+0xffa5b9b6> │ │ │ │ + blx ffb40d16 <__read_chk@plt+0xffadb942> │ │ │ │ ldmpl fp!, {r0, r1, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7e06818 │ │ │ │ - @ instruction: 0xf8d8eb88 │ │ │ │ + @ instruction: 0xf8d8ebc2 │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ - bmi 1a911e4 <__read_chk@plt+0x1a2be10> │ │ │ │ + bmi 1a91170 <__read_chk@plt+0x1a2bd9c> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8c2447a │ │ │ │ @ instruction: 0xf99310a8 │ │ │ │ - bcs 8ce7c <__read_chk@plt+0x27aa8> │ │ │ │ + bcs 8ce08 <__read_chk@plt+0x27a34> │ │ │ │ @ instruction: 0xf8d3db37 │ │ │ │ - blcs 91730 <__read_chk@plt+0x2c35c> │ │ │ │ + blcs 916bc <__read_chk@plt+0x2c2e8> │ │ │ │ stmdbmi r2!, {r0, r1, r4, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ ldrmi r2, [r4], -r0, lsl #4 │ │ │ │ orrvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ - blx 155bf6 <__read_chk@plt+0xf0822> │ │ │ │ + blx 155b82 <__read_chk@plt+0xf07ae> │ │ │ │ andcc r1, r1, #2 │ │ │ │ @ instruction: 0x0108f890 │ │ │ │ svclt 0x005807c0 │ │ │ │ - bcs 711a24 <__read_chk@plt+0x6ac650> │ │ │ │ + bcs 7119b0 <__read_chk@plt+0x6ac5dc> │ │ │ │ ldmdblt r4!, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ vst2.16 {d20,d22}, [pc :64], sl │ │ │ │ ldrbtmi r7, [r9], #-902 @ 0xfffffc7a │ │ │ │ andne pc, r4, r3, lsl #22 │ │ │ │ ldccs 4, cr3, [sl], {1} │ │ │ │ @ instruction: 0x2108f890 │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ smlabbcs r8, r0, r8, pc @ │ │ │ │ @ instruction: 0xf7e0d1f4 │ │ │ │ - vnmlami.f32 s29, s7, s4 │ │ │ │ + @ instruction: 0x4e53eafc │ │ │ │ vst1.8 {d20-d22}, [pc :128], r1 │ │ │ │ @ instruction: 0xf1c47486 │ │ │ │ - andcs pc, r0, #3120 @ 0xc30 │ │ │ │ + andcs pc, r0, #1744 @ 0x6d0 │ │ │ │ ldrbtmi r4, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ movwvs pc, #11012 @ 0x2b04 @ │ │ │ │ @ instruction: 0x3108f893 │ │ │ │ strle r0, [fp, #-2011]! @ 0xfffff825 │ │ │ │ - bcs 71126c <__read_chk@plt+0x6abe98> │ │ │ │ - blmi 1379244 <__read_chk@plt+0x1313e70> │ │ │ │ + bcs 7111f8 <__read_chk@plt+0x6abe24> │ │ │ │ + blmi 13791d0 <__read_chk@plt+0x1313dfc> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ adccs pc, r8, r3, asr #17 │ │ │ │ - stc2l 7, cr15, [r6, #996] @ 0x3e4 │ │ │ │ - bmi 12d6f9c <__read_chk@plt+0x1271bc8> │ │ │ │ + mcr2 7, 0, pc, cr0, cr9, {7} @ │ │ │ │ + bmi 12d6f28 <__read_chk@plt+0x1271b54> │ │ │ │ ldrbtmi r2, [r9], #-3328 @ 0xfffff300 │ │ │ │ strbtcs fp, [r4], #-3848 @ 0xfffff0f8 │ │ │ │ svclt 0x0018447a │ │ │ │ addvs r2, r2, r1, lsr #8 │ │ │ │ smlabtmi r0, r0, r9, lr │ │ │ │ - ldc2 7, cr15, [r6], {249} @ 0xf9 │ │ │ │ + ldc2l 7, cr15, [r0], {249} @ 0xf9 │ │ │ │ ldr r2, [r7, -r1] │ │ │ │ ldrbtmi r4, [sl], #-2626 @ 0xfffff5be │ │ │ │ stmdbmi r2, {r1, r2, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - blx 1dc1020 <__read_chk@plt+0x1d5bc4c> │ │ │ │ + blx 840fac <__read_chk@plt+0x7dbbd8> │ │ │ │ stmdbmi r0, {r0, r2, r3, r8, r9, sl, sp, lr, pc}^ │ │ │ │ mulscc r0, r6, r2 │ │ │ │ @ instruction: 0xf7e04479 │ │ │ │ - @ instruction: 0xe729eafc │ │ │ │ + @ instruction: 0xe729eb36 │ │ │ │ smlsld r2, r4, r0, r3 │ │ │ │ andle r4, r4, r8, lsl #5 │ │ │ │ andcc r3, r1, r1, lsl #4 │ │ │ │ bicle r2, r7, sl, lsl sl │ │ │ │ - bcs 6fea08 <__read_chk@plt+0x699634> │ │ │ │ - blmi eb8bb0 <__read_chk@plt+0xe537dc> │ │ │ │ + bcs 6fe994 <__read_chk@plt+0x6995c0> │ │ │ │ + blmi eb8b3c <__read_chk@plt+0xe53768> │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ strb r2, [sp, r8, lsr #1] │ │ │ │ @ instruction: 0xf44f4b36 │ │ │ │ ldmdami r6!, {r1, r2, r7, r8, ip, sp, lr} │ │ │ │ ldrbtmi sl, [fp], #-3076 @ 0xfffff3fc │ │ │ │ ldrbtmi r2, [r8], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xf8d33310 │ │ │ │ @@ -32202,102 +32173,103 @@ │ │ │ │ ldrbtmi r4, [r9], #-2350 @ 0xfffff6d2 │ │ │ │ movwls r5, #6282 @ 0x188a │ │ │ │ andcc r4, r1, #46080 @ 0xb400 │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf7e04619 │ │ │ │ - @ instruction: 0xf884e9dc │ │ │ │ + @ instruction: 0xf884ea16 │ │ │ │ @ instruction: 0xf07e61f4 │ │ │ │ - stmdacs r0, {r0, r1, r2, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0037f47f │ │ │ │ strtmi r4, [r3], -r1, lsl #12 │ │ │ │ andcs r2, r4, r1, lsl #4 │ │ │ │ - mcr2 0, 5, pc, cr2, cr14, {3} @ │ │ │ │ + mcr2 0, 5, pc, cr4, cr14, {3} @ │ │ │ │ @ instruction: 0xf07f2078 │ │ │ │ - smlsldx pc, r9, r7, lr @ │ │ │ │ + smlsldx pc, r9, r9, lr @ │ │ │ │ ldrbtmi r4, [fp], #-2848 @ 0xfffff4e0 │ │ │ │ adccs pc, r8, r3, asr #17 │ │ │ │ @ instruction: 0xf7dfe794 │ │ │ │ - svclt 0x0000ef38 │ │ │ │ - eorseq sl, r9, r6, lsl r0 │ │ │ │ + svclt 0x0000ef72 │ │ │ │ + eorseq sl, r9, sl, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r9, lr │ │ │ │ - mulseq ip, r4, r0 │ │ │ │ + eorseq sl, r9, r2, lsl #1 │ │ │ │ + andseq ip, ip, ip, lsr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - ldrhteq r9, [r9], -r8 │ │ │ │ - eorseq r8, pc, lr, lsr r7 @ │ │ │ │ - eorseq r8, pc, lr, lsl r7 @ │ │ │ │ - ldrsbteq r8, [pc], -r8 │ │ │ │ - andseq ip, ip, r4, ror #31 │ │ │ │ - eorseq r6, r2, r4, asr #31 │ │ │ │ - @ instruction: 0x001ccfb4 │ │ │ │ + eorseq sl, r9, ip, lsr #32 │ │ │ │ + ldrhteq r8, [pc], -r2 │ │ │ │ + mlaseq pc, r2, r7, r8 @ │ │ │ │ + eorseq r8, pc, ip, asr #14 │ │ │ │ + @ instruction: 0x001ccefc │ │ │ │ + eorseq r6, r2, ip, asr #29 │ │ │ │ + andseq ip, ip, ip, asr #29 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r8, pc, r4, asr #12 │ │ │ │ - ldrhteq fp, [r9], -ip │ │ │ │ - mlaseq r9, lr, pc, fp @ │ │ │ │ - eorseq fp, r9, r2, ror pc │ │ │ │ - eorseq r8, pc, r2, asr #11 │ │ │ │ + ldrhteq r8, [pc], -r8 │ │ │ │ + eorseq ip, r9, r0, lsr r0 │ │ │ │ + eorseq ip, r9, r2, lsl r0 │ │ │ │ + eorseq fp, r9, r6, ror #31 │ │ │ │ + eorseq r8, pc, r6, lsr r6 @ │ │ │ │ @ instruction: 0xfffffda7 │ │ │ │ @ instruction: 0xfffff90d │ │ │ │ - andseq ip, ip, r6, lsl #29 │ │ │ │ - mulseq ip, lr, lr │ │ │ │ - andseq ip, ip, r0, ror lr │ │ │ │ - eorseq r8, pc, r0, ror #10 │ │ │ │ - eorseq r8, pc, lr, asr #10 │ │ │ │ - eorseq r6, r2, sl, asr lr │ │ │ │ - eorseq fp, r9, r6, asr #29 │ │ │ │ - andseq ip, ip, r8, asr lr │ │ │ │ - eorseq r8, pc, lr, ror #9 │ │ │ │ + mulseq ip, lr, sp │ │ │ │ + @ instruction: 0x001ccdb6 │ │ │ │ + andseq ip, ip, r8, lsl #27 │ │ │ │ + ldrsbteq r8, [pc], -r4 │ │ │ │ + eorseq r8, pc, r2, asr #11 │ │ │ │ + eorseq r6, r2, r2, ror #26 │ │ │ │ + eorseq fp, r9, sl, lsr pc │ │ │ │ + andseq ip, ip, r0, ror sp │ │ │ │ + eorseq r8, pc, r2, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febdbdd0 <__read_chk@plt+0xfeb769fc> │ │ │ │ + bl febdbd5c <__read_chk@plt+0xfeb76988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strtmi r4, [r2], -r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - @ instruction: 0xf9d6f15e │ │ │ │ + @ instruction: 0xf980f15e │ │ │ │ andcs r4, r0, r4, lsl #22 │ │ │ │ subsvs r4, ip, fp, ror r4 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt fe142bd8 <__read_chk@plt+0xfe0dd804> │ │ │ │ - andseq ip, ip, sl, lsr #27 │ │ │ │ - eorseq r8, pc, r8, asr #8 │ │ │ │ + bllt fefc2b64 <__read_chk@plt+0xfef5d790> │ │ │ │ + andseq ip, ip, r2, asr #25 │ │ │ │ + ldrhteq r8, [pc], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febdbe04 <__read_chk@plt+0xfeb76a30> │ │ │ │ + bl febdbd90 <__read_chk@plt+0xfeb769bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stcmi 0, cr2, [r8], {9} │ │ │ │ @ instruction: 0xf15e4479 │ │ │ │ - blmi 28330c <__read_chk@plt+0x21df38> │ │ │ │ + blmi 283140 <__read_chk@plt+0x21dd6c> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ andcs r4, r1, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ ldclt 0, cr2, [r0, #-704] @ 0xfffffd40 │ │ │ │ - mulseq ip, r0, sp │ │ │ │ - eorseq r9, r9, ip, ror #24 │ │ │ │ + andseq ip, ip, r8, lsr #25 │ │ │ │ + eorseq r9, r9, r0, ror #25 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eorseq r8, pc, ip, lsl #8 │ │ │ │ + eorseq r8, pc, r0, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febdbe44 <__read_chk@plt+0xfeb76a70> │ │ │ │ + bl febdbdd0 <__read_chk@plt+0xfeb769fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stcmi 0, cr2, [r8], {9} │ │ │ │ @ instruction: 0xf15e4479 │ │ │ │ - blmi 2832cc <__read_chk@plt+0x21def8> │ │ │ │ + blmi 283100 <__read_chk@plt+0x21dd2c> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ andcs r4, r0, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ ldclt 0, cr2, [r0, #-704] @ 0xfffffd40 │ │ │ │ - andseq ip, ip, r4, ror #26 │ │ │ │ - eorseq r9, r9, ip, lsr #24 │ │ │ │ + andseq ip, ip, ip, ror ip │ │ │ │ + eorseq r9, r9, r0, lsr #25 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eorseq r8, pc, ip, asr #7 │ │ │ │ + eorseq r8, pc, r0, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ @ instruction: 0x460f4d91 │ │ │ │ umlallt r4, pc, r1, ip @ │ │ │ │ ldmibmi r1, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -32308,15 +32280,15 @@ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ rscshi pc, r4, r0 │ │ │ │ @ instruction: 0x46156813 │ │ │ │ @ instruction: 0x2e00691e │ │ │ │ rschi pc, ip, r0 │ │ │ │ strmi r4, [r0], r8, lsl #23 │ │ │ │ movwls r5, #18635 @ 0x48cb │ │ │ │ - blcs 9ed34 <__read_chk@plt+0x39960> │ │ │ │ + blcs 9ecc4 <__read_chk@plt+0x398f0> │ │ │ │ addshi pc, r5, r0, asr #32 │ │ │ │ @ instruction: 0x36146973 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r0!, {r0, r2, r4, r7, pc} │ │ │ │ @ instruction: 0xf0c82100 │ │ │ │ strmi pc, [r4], -fp, ror #31 │ │ │ │ stmdacs r0, {r0, r1, r2, ip, pc} │ │ │ │ @@ -32325,44 +32297,44 @@ │ │ │ │ movwcs r2, #22 │ │ │ │ stmdbvs r4!, {r2, sp, lr, pc}^ │ │ │ │ stccs 3, cr3, [r0], {1} │ │ │ │ rschi pc, r0, r0 │ │ │ │ @ instruction: 0xd1f8429a │ │ │ │ tstlt r8, r0, lsr #18 │ │ │ │ @ instruction: 0xffa4f119 │ │ │ │ - bleq 9c1140 <__read_chk@plt+0x95bd6c> │ │ │ │ + bleq 9c10d0 <__read_chk@plt+0x95bcfc> │ │ │ │ tstcs r0, ip, lsr #4 │ │ │ │ ldrbmi r9, [r8], -r8 │ │ │ │ - bl fe4c2c94 <__read_chk@plt+0xfe45d8c0> │ │ │ │ + bl ff2c2c24 <__read_chk@plt+0xff25d850> │ │ │ │ @ instruction: 0xf88d230a │ │ │ │ @ instruction: 0xf7df3028 │ │ │ │ - @ instruction: 0xf8d4efac │ │ │ │ + @ instruction: 0xf8d4efe4 │ │ │ │ stmdavs r2, {r2, sp, pc} │ │ │ │ mulcc r0, sl, r8 │ │ │ │ andscs pc, r3, r2, lsr r8 @ │ │ │ │ svclt 0x00580592 │ │ │ │ strbtle r4, [r5], #-1562 @ 0xfffff9e6 │ │ │ │ mulcc r1, sl, r8 │ │ │ │ rsble r2, ip, r0, lsl #22 │ │ │ │ movweq pc, #4362 @ 0x110a @ │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ - beq 14c1180 <__read_chk@plt+0x145bdac> │ │ │ │ + beq 14c1110 <__read_chk@plt+0x145bd3c> │ │ │ │ andcs r4, r1, #103424 @ 0x19400 │ │ │ │ ldrbtmi r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ cmncs r4, #0, 6 │ │ │ │ @ instruction: 0xf7e04619 │ │ │ │ - blls 1bf050 <__read_chk@plt+0x159c7c> │ │ │ │ + blls 1bf0c0 <__read_chk@plt+0x159cec> │ │ │ │ @ instruction: 0xf8cd2200 │ │ │ │ @ instruction: 0xf88da024 │ │ │ │ @ instruction: 0xf10d20b3 │ │ │ │ ldmdavs fp, {r3, r4, r5, r9, fp} │ │ │ │ @ instruction: 0xf10db10b │ │ │ │ stmdals r8, {r6, r9, fp} │ │ │ │ @ instruction: 0xf17eb108 │ │ │ │ - andcs pc, r0, #667648 @ 0xa3000 │ │ │ │ + andcs pc, r0, #307200 @ 0x4b000 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0x46584611 │ │ │ │ @ instruction: 0xf8a8f0c5 │ │ │ │ stmdavs pc!, {r0, r3, r4, r5, r9, sl, lr} @ │ │ │ │ strtmi r4, [sl], -fp, asr #12 │ │ │ │ @ instruction: 0xf8d74640 │ │ │ │ @ instruction: 0xf8c79010 │ │ │ │ @@ -32372,92 +32344,92 @@ │ │ │ │ @ instruction: 0xf8c3682b │ │ │ │ eorsle r9, r7, r0, lsl r0 │ │ │ │ tstlt r3, r7, lsl #22 │ │ │ │ @ instruction: 0xf0c3a807 │ │ │ │ @ instruction: 0xf8dafd81 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1644650 │ │ │ │ - blls 404aac <__read_chk@plt+0x39f6d8> │ │ │ │ + blls 4048dc <__read_chk@plt+0x39f508> │ │ │ │ stmdage sp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff34f164 │ │ │ │ + cdp2 1, 13, cr15, cr12, cr4, {3} │ │ │ │ tstlt r3, r8, lsl #22 │ │ │ │ @ instruction: 0xf164a808 │ │ │ │ - bmi 1184a98 <__read_chk@plt+0x111f6c4> │ │ │ │ + bmi 11848c8 <__read_chk@plt+0x111f4f4> │ │ │ │ ldrbtmi r4, [sl], #-2878 @ 0xfffff4c2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi sp, [r8], -r4, ror #2 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ ldmibvs r3!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - blcs 9266c <__read_chk@plt+0x2d298> │ │ │ │ + blcs 925fc <__read_chk@plt+0x2d228> │ │ │ │ svcge 0x006bf47f │ │ │ │ @ instruction: 0xe7ea461f │ │ │ │ @ instruction: 0xf7df9305 │ │ │ │ - blls 1ffe2c <__read_chk@plt+0x19aa58> │ │ │ │ + blls 1ffe9c <__read_chk@plt+0x19aac8> │ │ │ │ @ instruction: 0xf8526802 │ │ │ │ @ instruction: 0xf89a2023 │ │ │ │ - blcs 90e1c <__read_chk@plt+0x2ba48> │ │ │ │ - blmi db9464 <__read_chk@plt+0xd54090> │ │ │ │ + blcs 90dac <__read_chk@plt+0x2b9d8> │ │ │ │ + blmi db93f4 <__read_chk@plt+0xd54020> │ │ │ │ @ instruction: 0xe791447b │ │ │ │ ldrdlt pc, [r0], -sl │ │ │ │ @ instruction: 0xf8ca2300 │ │ │ │ @ instruction: 0xf1bb3000 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf1454658 │ │ │ │ stmdbvs r3!, {r0, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf1640010 │ │ │ │ - @ instruction: 0x4658fefb │ │ │ │ + ldrbmi pc, [r8], -r3, lsr #29 @ │ │ │ │ @ instruction: 0xf862f119 │ │ │ │ @ instruction: 0x6120682b │ │ │ │ @ instruction: 0x2016f9b3 │ │ │ │ andsls pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf8536833 │ │ │ │ - bl 148ee4 <__read_chk@plt+0xe3b10> │ │ │ │ + bl 148e74 <__read_chk@plt+0xe3aa0> │ │ │ │ smlalbblt r0, r1, r2, r9 │ │ │ │ @ instruction: 0xf1644648 │ │ │ │ - stmdavs sl!, {r0, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs sl!, {r0, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf9b26833 │ │ │ │ - bl 14cec8 <__read_chk@plt+0xe7af4> │ │ │ │ + bl 14ce58 <__read_chk@plt+0xe7a84> │ │ │ │ strtmi r0, [r0], -r2, lsl #19 │ │ │ │ @ instruction: 0xff5ef0c8 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf5084640 │ │ │ │ @ instruction: 0xf0c85840 │ │ │ │ @ instruction: 0xf898fd5b │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8880320 │ │ │ │ @ instruction: 0xe78d30f4 │ │ │ │ @ instruction: 0xe7a04637 │ │ │ │ - blmi 4576f0 <__read_chk@plt+0x3f231c> │ │ │ │ + blmi 457680 <__read_chk@plt+0x3f22ac> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls bdef0c <__read_chk@plt+0xb79b38> │ │ │ │ + blls bdee9c <__read_chk@plt+0xb79ac8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ eorlt r4, pc, r8, asr #12 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ cdplt 0, 6, cr15, cr4, cr5, {0} │ │ │ │ - stc 7, cr15, [r0, #892] @ 0x37c │ │ │ │ + ldc 7, cr15, [r8, #892]! @ 0x37c │ │ │ │ eorcs r2, ip, #0, 8 │ │ │ │ stmdage r9, {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7df9408 │ │ │ │ - movwcs lr, #43704 @ 0xaab8 │ │ │ │ + movwcs lr, #43760 @ 0xaaf0 │ │ │ │ eorcc pc, r8, sp, lsl #17 │ │ │ │ cdple 8, 15, cr6, cr15, cr3, {3} │ │ │ │ - ldrshteq r9, [r9], -r0 │ │ │ │ + eorseq r9, r9, r0, ror #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r9, r6, ror #23 │ │ │ │ + eorseq r9, r9, r6, asr ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq sp, ip, sl, asr r2 │ │ │ │ - eorseq r9, r9, r6, lsr #21 │ │ │ │ - eorseq r6, r2, r4, lsr #22 │ │ │ │ - eorseq r9, r9, r8, ror #19 │ │ │ │ + andseq sp, ip, lr, ror #2 │ │ │ │ + eorseq r9, r9, r6, lsl fp │ │ │ │ + eorseq r6, r2, r8, lsr #20 │ │ │ │ + eorseq r9, r9, r8, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febdc0fc <__read_chk@plt+0xfeb76d28> │ │ │ │ + bl febdc08c <__read_chk@plt+0xfeb76cb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ strmi fp, [r5], -r9, asr #2 │ │ │ │ @ instruction: 0xb1286808 │ │ │ │ ldrbtmi r4, [r9], #-2321 @ 0xfffff6ef │ │ │ │ @ instruction: 0xffa2f145 │ │ │ │ andcs fp, r1, r8, lsl r1 │ │ │ │ @@ -32469,64 +32441,64 @@ │ │ │ │ subpl pc, r0, r5, lsl #10 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andspl pc, r9, #0, 10 │ │ │ │ addsmi r3, r4, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf500d0eb │ │ │ │ addsmi r5, r4, #-1610612735 @ 0xa0000001 │ │ │ │ ldrmi sp, [r0], -r7, ror #1 │ │ │ │ - bne 890ffc <__read_chk@plt+0x82bc28> │ │ │ │ + bne 890f8c <__read_chk@plt+0x82bbb8> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd380940 │ │ │ │ - mulseq lr, r6, sp │ │ │ │ - andseq lr, lr, r2, lsr #27 │ │ │ │ + andseq lr, lr, sl, lsr #25 │ │ │ │ + @ instruction: 0x001eecb6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febdc164 <__read_chk@plt+0xfeb76d90> │ │ │ │ + bl febdc0f4 <__read_chk@plt+0xfeb76d20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 7c8f0c <__read_chk@plt+0x763b38> │ │ │ │ - bmi 7d6784 <__read_chk@plt+0x7713b0> │ │ │ │ + blmi 7c8e9c <__read_chk@plt+0x763ac8> │ │ │ │ + bmi 7d6714 <__read_chk@plt+0x771340> │ │ │ │ ldrbtmi r4, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xb323b371 │ │ │ │ @ instruction: 0x6ca769ce │ │ │ │ cmnlt r0, r0, lsr #16 │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ @ instruction: 0xff66f145 │ │ │ │ svclt 0x00182800 │ │ │ │ andle r2, r4, r0, lsl #28 │ │ │ │ - blcs a3064 <__read_chk@plt+0x3dc90> │ │ │ │ + blcs a2ff4 <__read_chk@plt+0x3dc20> │ │ │ │ svccs 0x0000bf18 │ │ │ │ @ instruction: 0xf505d116 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ andscc r5, r4, #-1879048191 @ 0x90000001 │ │ │ │ mulsle r0, r4, r2 │ │ │ │ andspl pc, sl, #12582912 @ 0xc00000 │ │ │ │ mulle ip, r4, r2 │ │ │ │ @ instruction: 0x332c4613 │ │ │ │ mulle r8, ip, r2 │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ stmdbvs lr, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldrb r6, [r9, r7, lsr #24] │ │ │ │ - blcs a30bc <__read_chk@plt+0x3dce8> │ │ │ │ + blcs a304c <__read_chk@plt+0x3dc78> │ │ │ │ stmdami r7, {r0, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ ldcllt 4, cr4, [r8, #480]! @ 0x1e0 │ │ │ │ - blcs 96814 <__read_chk@plt+0x31440> │ │ │ │ + blcs 967a4 <__read_chk@plt+0x313d0> │ │ │ │ ldrb sp, [r3, pc, asr #3]! │ │ │ │ - eorseq r9, r9, r2, lsl r9 │ │ │ │ + eorseq r9, r9, r2, lsl #19 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq lr, lr, lr, lsl sp │ │ │ │ - @ instruction: 0x001ccffa │ │ │ │ - @ instruction: 0x001ccff4 │ │ │ │ + andseq lr, lr, r2, lsr ip │ │ │ │ + andseq ip, ip, lr, lsl #30 │ │ │ │ + andseq ip, ip, r8, lsl #30 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febdc1fc <__read_chk@plt+0xfeb76e28> │ │ │ │ + bl febdc18c <__read_chk@plt+0xfeb76db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8, #-928] @ 0xfffffc60 │ │ │ │ strmi r4, [lr], -ip, lsl #12 │ │ │ │ tstlt r1, sp, ror r4 │ │ │ │ - blmi 61f748 <__read_chk@plt+0x5ba374> │ │ │ │ + blmi 61f6d8 <__read_chk@plt+0x5ba304> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ strtmi fp, [r1], -r3, lsr #18 │ │ │ │ @ instruction: 0xf7ff6ca7 │ │ │ │ ldmdblt r0, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2066 @ 0xfffff7ee │ │ │ │ ldmdbmi r2, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ @@ -32534,34 +32506,34 @@ │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ vmlacs.f64 d4, d0, d15 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ rscle r2, r9, r0, lsl #22 │ │ │ │ - blcs a311c <__read_chk@plt+0x3dd48> │ │ │ │ + blcs a30ac <__read_chk@plt+0x3dcd8> │ │ │ │ svccs 0x0000bf18 │ │ │ │ ldmdavc fp!, {r2, r5, r6, r7, ip, lr, pc} │ │ │ │ rscle r2, r1, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - eorseq r9, r9, ip, ror r8 │ │ │ │ - ldrsbteq r8, [pc], -r4 │ │ │ │ - eorseq r6, r2, lr, lsl r9 │ │ │ │ - andseq lr, lr, sl, ror ip │ │ │ │ + eorseq r9, r9, ip, ror #17 │ │ │ │ + eorseq r8, pc, r4, asr #2 │ │ │ │ + eorseq r6, r2, r2, lsr #16 │ │ │ │ + andseq lr, lr, lr, lsl #23 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq ip, ip, r6, ror pc │ │ │ │ + andseq ip, ip, sl, lsl #29 │ │ │ │ subsle r2, r6, r0, lsl #18 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi r6, [lr], -sp, lsl #16 │ │ │ │ suble r2, r2, r0, lsl #26 │ │ │ │ - blpl 10c249c <__read_chk@plt+0x105d0c8> │ │ │ │ + blpl 10c242c <__read_chk@plt+0x105d058> │ │ │ │ @ instruction: 0xf8db4680 │ │ │ │ ldmdavs sl, {r2, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf8dfb3b2 │ │ │ │ ldrmi sl, [ip], -r8, lsl #1 │ │ │ │ ldrbcs pc, [r8, -r1, asr #12]! @ │ │ │ │ stmibcs r4!, {r0, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe01c44fa │ │ │ │ @@ -32586,22 +32558,22 @@ │ │ │ │ rscsle r2, r0, r0, lsl #20 │ │ │ │ strcc r4, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ @ instruction: 0xffdcf0f8 │ │ │ │ svccc 0x002cf854 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf1644ff8 │ │ │ │ - pop {r0, r2, r3, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - bcs a9104 <__read_chk@plt+0x43d30> │ │ │ │ + pop {r0, r2, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ + bcs a9094 <__read_chk@plt+0x43cc0> │ │ │ │ @ instruction: 0x4628d0df │ │ │ │ - stc2 1, cr15, [r6, #400] @ 0x190 │ │ │ │ + stc2 1, cr15, [lr, #-400]! @ 0xfffffe70 │ │ │ │ @ instruction: 0x4770e7db │ │ │ │ - eorseq r8, pc, r0, lsr r0 @ │ │ │ │ + eorseq r8, pc, r0, lsr #1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febdc33c <__read_chk@plt+0xfeb76f68> │ │ │ │ + bl febdc2cc <__read_chk@plt+0xfeb76ef8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [fp], #-960 @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [ip], #-2859 @ 0xfffff4d5 │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbcc pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ tstppl sl, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @@ -32614,56 +32586,56 @@ │ │ │ │ ldrbtmi r4, [r8], #-2081 @ 0xfffff7df │ │ │ │ @ instruction: 0xf8d2bd70 │ │ │ │ stmdbvs r6, {r2, r6, r7, r9, ip, lr}^ │ │ │ │ stmibvs r3, {r0, r2, r3, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmdami sp, {r0, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7df4478 │ │ │ │ - ldmdblt r8, {r2, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdblt r8, {r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r8, r9, fp, lr}^ │ │ │ │ biclt r6, r3, fp, lsl r8 │ │ │ │ mulsle sp, sp, r2 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ ldmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ ldcllt 4, cr4, [r0, #-480]! @ 0xfffffe20 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xb1286818 │ │ │ │ ldrbtmi r4, [r8], #-2070 @ 0xfffff7ea │ │ │ │ ldmdami r6, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ ldcllt 4, cr4, [r0, #-480]! @ 0xfffffe20 │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf7df4479 │ │ │ │ - ldmdbmi r3, {r0, r1, r2, r3, r5, r6, sl, fp, ip, sp, pc} │ │ │ │ + ldmdbmi r3, {r0, r1, r2, r5, r7, sl, fp, ip, sp, pc} │ │ │ │ pop {r0, r2, r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-112 @ 0xffffff90 │ │ │ │ - stcllt 7, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ + stclt 7, cr15, [r0], #892 @ 0x37c │ │ │ │ ldmdami r0, {r1, r2, r4, r8, fp, ip, sp, pc} │ │ │ │ ldcllt 4, cr4, [r0, #-480]! @ 0xfffffe20 │ │ │ │ andcs r4, r5, #245760 @ 0x3c000 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf7df4479 │ │ │ │ - svclt 0x0000bc5d │ │ │ │ - eorseq r9, r9, lr, lsr r7 │ │ │ │ + svclt 0x0000bc95 │ │ │ │ + eorseq r9, r9, lr, lsr #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, r2, lr, asr #15 │ │ │ │ - andseq ip, ip, r4, lsr #29 │ │ │ │ + ldrsbteq r6, [r2], -r2 │ │ │ │ + @ instruction: 0x001ccdb8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r6, r2, r2, lsr #15 │ │ │ │ - mlaseq r2, ip, r7, r6 │ │ │ │ - eorseq r6, r2, lr, lsl #15 │ │ │ │ - eorseq r6, r2, r8, lsl #15 │ │ │ │ - andseq ip, ip, ip, lsl lr │ │ │ │ - andseq ip, ip, sl, lsr #28 │ │ │ │ - eorseq r6, r2, r4, ror #14 │ │ │ │ - andseq ip, ip, ip, lsr #28 │ │ │ │ + eorseq r6, r2, r6, lsr #13 │ │ │ │ + eorseq r6, r2, r0, lsr #13 │ │ │ │ + mlaseq r2, r2, r6, r6 │ │ │ │ + eorseq r6, r2, ip, lsl #13 │ │ │ │ + andseq ip, ip, r0, lsr sp │ │ │ │ + andseq ip, ip, lr, lsr sp │ │ │ │ + eorseq r6, r2, r8, ror #12 │ │ │ │ + andseq ip, ip, r0, asr #26 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febdc42c <__read_chk@plt+0xfeb77058> │ │ │ │ + bl febdc3bc <__read_chk@plt+0xfeb76fe8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 907e94 <__read_chk@plt+0x8a2ac0> │ │ │ │ + bmi 907e24 <__read_chk@plt+0x8a2a50> │ │ │ │ ldcvs 5, cr15, [fp, #692] @ 0x2b4 │ │ │ │ strmi r4, [sp], -r1, lsr #22 │ │ │ │ @ instruction: 0x4606447a │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbcc pc, [r4], #2253 @ 0x8cd @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mrc2 7, 6, pc, cr2, cr15, {7} │ │ │ │ @@ -32680,30 +32652,30 @@ │ │ │ │ strcc lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ orrsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi sl, [r8], #-3081 @ 0xfffff3f7 │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r1, r9, sl, ip, lr}^ │ │ │ │ ldrmi r1, [r9], -r0 │ │ │ │ @ instruction: 0xf7df4620 │ │ │ │ - strtmi lr, [r0], -r0, lsr #28 │ │ │ │ - @ instruction: 0xf814f17e │ │ │ │ - blmi 297ad0 <__read_chk@plt+0x2326fc> │ │ │ │ + @ instruction: 0x4620ee58 │ │ │ │ + @ instruction: 0xffbcf17d │ │ │ │ + blmi 297a60 <__read_chk@plt+0x23268c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrsbmi r3, [sl], #-68 @ 0xffffffbc │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd102 │ │ │ │ ldcllt 13, cr6, [r0, #-620]! @ 0xfffffd94 │ │ │ │ - bl fe0c3238 <__read_chk@plt+0xfe05de64> │ │ │ │ - eorseq r9, r9, r8, asr #12 │ │ │ │ + bl feec31c8 <__read_chk@plt+0xfee5ddf4> │ │ │ │ + ldrhteq r9, [r9], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r2, ip, asr #13 │ │ │ │ - @ instruction: 0x001ccdb0 │ │ │ │ - strhteq r0, [fp], -sl │ │ │ │ - eorseq r9, r9, r4, ror #11 │ │ │ │ + ldrsbteq r6, [r2], -r0 │ │ │ │ + andseq ip, ip, r4, asr #25 │ │ │ │ + eoreq r0, fp, lr, asr #23 │ │ │ │ + eorseq r9, r9, r4, asr r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ ldrmi r4, [r0], -r7, lsl #12 │ │ │ │ @ instruction: 0x46994abc │ │ │ │ strhtlt r4, [r7], ip │ │ │ │ @@ -32712,166 +32684,166 @@ │ │ │ │ cdpls 1, 3, cr2, cr0, cr0, {0} │ │ │ │ ldmpl r3, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0x9325681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf986f0c8 │ │ │ │ ldrdls r2, [sl], -pc @ │ │ │ │ tstphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ - bpl 10c2734 <__read_chk@plt+0x105d360> │ │ │ │ + bpl 10c26c4 <__read_chk@plt+0x105d2f0> │ │ │ │ cdpcs 3, 14, cr2, cr0, cr12, {1} │ │ │ │ ldrbpl pc, [r4, #2266] @ 0x8da @ │ │ │ │ strpl pc, [r6, #-2819] @ 0xfffff4fd │ │ │ │ - blmi fecb9484 <__read_chk@plt+0xfec540b0> │ │ │ │ + blmi fecb9414 <__read_chk@plt+0xfec54040> │ │ │ │ ldrtmi r2, [r0], ip, lsl #12 │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ @ instruction: 0xf0084620 │ │ │ │ stmdavs r1!, {r0, r1, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe356bbc <__read_chk@plt+0xfe2f17e8> │ │ │ │ + bvs fe356b4c <__read_chk@plt+0xfe2f1778> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf008628b │ │ │ │ @ instruction: 0xf8dafe13 │ │ │ │ @ instruction: 0xf8d435d4 │ │ │ │ stmibmi r7!, {sp, pc} │ │ │ │ smlattvs r5, fp, sl, r1 │ │ │ │ adccc pc, r3, r8, asr #12 │ │ │ │ eorcs pc, lr, fp, asr #13 │ │ │ │ @ instruction: 0xf8ca109b │ │ │ │ @ instruction: 0xf85ba02c │ │ │ │ - blx 14936e <__read_chk@plt+0xe3f9a> │ │ │ │ + blx 1492fe <__read_chk@plt+0xe3f2a> │ │ │ │ @ instruction: 0xf8caf000 │ │ │ │ tstcs r0, ip, lsl r0 │ │ │ │ stc2l 0, cr15, [r2], {202} @ 0xca │ │ │ │ - bmi fe81f404 <__read_chk@plt+0xfe7ba030> │ │ │ │ + bmi fe81f394 <__read_chk@plt+0xfe7b9fc0> │ │ │ │ eoreq pc, r0, sl, asr #17 │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ vst1.32 {d22-d23}, [r2 :64], sl │ │ │ │ addsvs r4, sl, #196, 4 @ 0x4000000c │ │ │ │ ldc2l 0, cr15, [r2, #-696] @ 0xfffffd48 │ │ │ │ ldmdblt r8, {r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ movwmi lr, #39503 @ 0x9a4f │ │ │ │ - blls 31d8ec <__read_chk@plt+0x2b8518> │ │ │ │ + blls 31d87c <__read_chk@plt+0x2b84a8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r9, {r2, r5, r6, r7, pc} │ │ │ │ ldrdcs fp, [r3, -r9] │ │ │ │ movweq pc, #8776 @ 0x2248 @ │ │ │ │ addsvs r8, r3, #1073741844 @ 0x40000014 │ │ │ │ @ instruction: 0xf0c3a80a │ │ │ │ - bmi fe443dc0 <__read_chk@plt+0xfe3de9ec> │ │ │ │ + bmi fe443d50 <__read_chk@plt+0xfe3de97c> │ │ │ │ ldrbtmi r4, [sl], #-2952 @ 0xfffff478 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r3, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r0, r1, r2, r5, ip, sp, pc} │ │ │ │ - blmi fe2a9398 <__read_chk@plt+0xfe243fc4> │ │ │ │ + blmi fe2a9328 <__read_chk@plt+0xfe243f54> │ │ │ │ ldrtmi r2, [r0], r7, lsl #12 │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ @ instruction: 0xf8d3e7a6 │ │ │ │ @ instruction: 0xf1b99004 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf7df80df │ │ │ │ - @ instruction: 0xf899ec44 │ │ │ │ + @ instruction: 0xf899ec7c │ │ │ │ stmdavs r2, {ip, sp} │ │ │ │ andscs pc, r3, r2, lsr r8 @ │ │ │ │ svclt 0x00580592 │ │ │ │ strle r4, [r6, #-1691] @ 0xfffff965 │ │ │ │ @ instruction: 0xf7df9309 │ │ │ │ - blls 2ff82c <__read_chk@plt+0x29a458> │ │ │ │ + blls 2ff89c <__read_chk@plt+0x29a4c8> │ │ │ │ @ instruction: 0xf8526802 │ │ │ │ @ instruction: 0xf109b023 │ │ │ │ - blcs 8541c <__read_chk@plt+0x20048> │ │ │ │ + blcs 853ac <__read_chk@plt+0x1ffd8> │ │ │ │ adcshi pc, r2, r0 │ │ │ │ ldreq pc, [lr], -r6, asr #3 │ │ │ │ mrc2 1, 0, pc, cr4, cr11, {2} │ │ │ │ svclt 0x002842b0 │ │ │ │ andle r4, pc, #186646528 @ 0xb200000 │ │ │ │ - blcs ac058 <__read_chk@plt+0x46c84> │ │ │ │ + blcs abfe8 <__read_chk@plt+0x46c14> │ │ │ │ adchi pc, pc, r0 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ sbchi pc, r4, r0 │ │ │ │ andcc r7, r1, r3, lsl #16 │ │ │ │ stmdami lr!, {r0, r1, r3, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf15b4478 │ │ │ │ strmi pc, [r2], r1, lsl #28 │ │ │ │ - blcs ac078 <__read_chk@plt+0x46ca4> │ │ │ │ + blcs ac008 <__read_chk@plt+0x46c34> │ │ │ │ adchi pc, r5, r0 │ │ │ │ - blcs 9f5c4 <__read_chk@plt+0x3a1f0> │ │ │ │ + blcs 9f554 <__read_chk@plt+0x3a180> │ │ │ │ adchi pc, sp, r0 │ │ │ │ @ instruction: 0xf103781a │ │ │ │ - bcs 87868 <__read_chk@plt+0x22494> │ │ │ │ + bcs 877f8 <__read_chk@plt+0x22424> │ │ │ │ addhi pc, r8, r0 │ │ │ │ @ instruction: 0xf15b4648 │ │ │ │ addmi pc, r6, #15296 @ 0x3bc0 │ │ │ │ - blls 33b8c0 <__read_chk@plt+0x2d64ec> │ │ │ │ + blls 33b850 <__read_chk@plt+0x2d647c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r0, r3, r7, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r2, r5, r7, pc} │ │ │ │ stmdblt fp, {r0, ip, sp} │ │ │ │ ldrbtmi r4, [r8], #-2141 @ 0xfffff7a3 │ │ │ │ ldc2l 1, cr15, [lr, #364] @ 0x16c │ │ │ │ ldmdacs sl, {r6, sl, lr} │ │ │ │ strcs fp, [r0], -r8, lsl #30 │ │ │ │ - blls 33952c <__read_chk@plt+0x2d4158> │ │ │ │ + blls 3394bc <__read_chk@plt+0x2d40e8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r1, r7, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r1, r3, r7, pc} │ │ │ │ - blcs 914b4 <__read_chk@plt+0x2c0e0> │ │ │ │ + blcs 91444 <__read_chk@plt+0x2c070> │ │ │ │ @ instruction: 0xf15bd069 │ │ │ │ addmi pc, r6, #12992 @ 0x32c0 │ │ │ │ @ instruction: 0xf06fbf98 │ │ │ │ ldmdble r1, {r0, r1, r9, sl} │ │ │ │ - blcs ac0ec <__read_chk@plt+0x46d18> │ │ │ │ + blcs ac07c <__read_chk@plt+0x46ca8> │ │ │ │ ldmdavs r8, {r3, r5, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r7, pc} │ │ │ │ stmdblt fp, {r0, ip, sp} │ │ │ │ ldrbtmi r4, [r8], #-2123 @ 0xfffff7b5 │ │ │ │ ldmdaeq sl, {r3, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [r6, #364]! @ 0x16c │ │ │ │ streq lr, [r0], -r8, lsr #23 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ ldc2 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7ff461d │ │ │ │ - bmi 11c4d74 <__read_chk@plt+0x115f9a0> │ │ │ │ + bmi 11c4d04 <__read_chk@plt+0x115f930> │ │ │ │ andpl lr, r5, sp, asr #19 │ │ │ │ stmdami r3, {r0, r1, r3, r8, sl, fp, sp, pc}^ │ │ │ │ smccs 21578 @ 0x544a │ │ │ │ ldrbtmi r9, [r8], #-2824 @ 0xfffff4f8 │ │ │ │ andls r9, r4, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ stmib sp, {r3, ip, pc}^ │ │ │ │ @ instruction: 0xf15bba00 │ │ │ │ qadd8mi pc, r8, sp @ │ │ │ │ stmdavs r5!, {r8, r9, sp} │ │ │ │ addscc pc, r0, sp, lsl #17 │ │ │ │ - mcr2 1, 6, pc, cr14, cr13, {3} @ │ │ │ │ + mrc2 1, 3, pc, cr6, cr13, {3} │ │ │ │ tstcs r3, sl, lsl #22 │ │ │ │ rsbvs r6, r8, r2, lsr #16 │ │ │ │ - blcs a5a78 <__read_chk@plt+0x406a4> │ │ │ │ + blcs a5a08 <__read_chk@plt+0x40634> │ │ │ │ svcge 0x0041f43f │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ svcge 0x003df43f │ │ │ │ stmdacs r0, {r6, fp, sp, lr} │ │ │ │ svcge 0x0039f43f │ │ │ │ @ instruction: 0xf1002101 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0033f43f │ │ │ │ - bpl 10c2974 <__read_chk@plt+0x105d5a0> │ │ │ │ + bpl 10c2904 <__read_chk@plt+0x105d530> │ │ │ │ strcs r4, [ip], -sp, lsr #22 │ │ │ │ sxtahmi r4, r0, fp, ror #8 │ │ │ │ ldrbpl pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0xf5059308 │ │ │ │ ldrcc r5, [r4, #-1305] @ 0xfffffae7 │ │ │ │ stmdami r9!, {r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ - bleq 10816b0 <__read_chk@plt+0x101c2dc> │ │ │ │ + bleq 1081640 <__read_chk@plt+0x101c26c> │ │ │ │ @ instruction: 0xe7514478 │ │ │ │ @ instruction: 0x909cf8df │ │ │ │ @ instruction: 0xe77344f9 │ │ │ │ ldrbtmi r4, [r8], #-2086 @ 0xfffff7da │ │ │ │ stmdami r6!, {r1, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7924478 │ │ │ │ ldrbtmi r4, [r8], #-2085 @ 0xfffff7db │ │ │ │ @@ -32889,49 +32861,49 @@ │ │ │ │ stmdami r0!, {r2, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7764478 │ │ │ │ ldrbtmi r4, [r8], #-2079 @ 0xfffff7e1 │ │ │ │ ldmdami pc, {r0, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xe75d4478 │ │ │ │ ldrbtmi r4, [r8], #-2078 @ 0xfffff7e2 │ │ │ │ @ instruction: 0xf7dfe780 │ │ │ │ - svclt 0x0000e9f2 │ │ │ │ - mlaseq r9, r4, r5, r9 │ │ │ │ + svclt 0x0000ea2a │ │ │ │ + eorseq r9, r9, r4, lsl #12 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r9, r8, lsl #11 │ │ │ │ - andseq ip, ip, r4, lsr #26 │ │ │ │ + ldrshteq r9, [r9], -r8 │ │ │ │ + andseq ip, ip, r8, lsr ip │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ andeq r2, r0, sp, lsl #31 │ │ │ │ - eorseq r9, r9, r6, asr #9 │ │ │ │ - andseq ip, ip, ip, ror #24 │ │ │ │ - ldrshteq r6, [r2], -ip │ │ │ │ - ldrhteq r6, [r2], -r6 │ │ │ │ - eorseq r6, r2, sl, ror #8 │ │ │ │ - andseq ip, ip, r0, ror #22 │ │ │ │ - eorseq r6, r2, sl, lsr r4 │ │ │ │ - @ instruction: 0x001ccaf4 │ │ │ │ - eorseq r6, r2, ip, asr #7 │ │ │ │ - eorseq r6, r2, r4, asr #7 │ │ │ │ - ldrhteq r6, [r2], -lr │ │ │ │ - ldrhteq r6, [r2], -r8 │ │ │ │ - ldrhteq r6, [r2], -r2 │ │ │ │ - eorseq r6, r2, ip, lsr #7 │ │ │ │ - eorseq r6, r2, r6, lsr #7 │ │ │ │ - mlaseq r2, lr, r3, r6 │ │ │ │ - mlaseq r2, r8, r3, r6 │ │ │ │ - eorseq r6, r2, lr, lsl #7 │ │ │ │ - eorseq r6, r2, r6, lsl #7 │ │ │ │ - eorseq r6, r2, r0, lsl #7 │ │ │ │ - eorseq r6, r2, sl, ror r3 │ │ │ │ - eorseq r6, r2, r4, ror r3 │ │ │ │ + eorseq r9, r9, r6, lsr r5 │ │ │ │ + andseq ip, ip, r0, lsl #23 │ │ │ │ + eorseq r6, r2, r0, lsl #8 │ │ │ │ + ldrhteq r6, [r2], -sl │ │ │ │ eorseq r6, r2, lr, ror #6 │ │ │ │ + andseq ip, ip, r4, ror sl │ │ │ │ + eorseq r6, r2, lr, lsr r3 │ │ │ │ + andseq ip, ip, r8, lsl #20 │ │ │ │ + ldrsbteq r6, [r2], -r0 │ │ │ │ + eorseq r6, r2, r8, asr #5 │ │ │ │ + eorseq r6, r2, r2, asr #5 │ │ │ │ + ldrhteq r6, [r2], -ip │ │ │ │ + ldrhteq r6, [r2], -r6 │ │ │ │ + ldrhteq r6, [r2], -r0 │ │ │ │ + eorseq r6, r2, sl, lsr #5 │ │ │ │ + eorseq r6, r2, r2, lsr #5 │ │ │ │ + mlaseq r2, ip, r2, r6 │ │ │ │ + mlaseq r2, r2, r2, r6 │ │ │ │ + eorseq r6, r2, sl, lsl #5 │ │ │ │ + eorseq r6, r2, r4, lsl #5 │ │ │ │ + eorseq r6, r2, lr, ror r2 │ │ │ │ + eorseq r6, r2, r8, ror r2 │ │ │ │ + eorseq r6, r2, r2, ror r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, ip, asr #17] │ │ │ │ - blcc fe6c39e0 <__read_chk@plt+0xfe65e60c> │ │ │ │ + blcc fe6c3970 <__read_chk@plt+0xfe65e59c> │ │ │ │ ldcleq 6, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4692 │ │ │ │ ldrbtmi r2, [fp], #-2964 @ 0xfffff46c │ │ │ │ movwls r4, #63113 @ 0xf689 │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ ldrbtmi r3, [sl], #-2956 @ 0xfffff474 │ │ │ │ @ instruction: 0xf500900e │ │ │ │ @@ -32939,128 +32911,128 @@ │ │ │ │ ldmpl r3, {r3, r9, sl, lr}^ │ │ │ │ ldrbpl pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f384c │ │ │ │ @ instruction: 0xf0080300 │ │ │ │ @ instruction: 0xf8d9fc69 │ │ │ │ mrscs r6, (UNDEF: 0) │ │ │ │ - blcs 19c3a20 <__read_chk@plt+0x195e64c> │ │ │ │ + blcs 19c39b0 <__read_chk@plt+0x195e5dc> │ │ │ │ ldrbpl pc, [r3, #1285] @ 0x505 @ │ │ │ │ - bleq 18c3a28 <__read_chk@plt+0x185e654> │ │ │ │ - bvs fed52b10 <__read_chk@plt+0xfeced73c> │ │ │ │ + bleq 18c39b8 <__read_chk@plt+0x185e5e4> │ │ │ │ + bvs fed52aa0 <__read_chk@plt+0xfeced6cc> │ │ │ │ vst3.16 {d20-d22}, [r3 :256], r8 │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ stmib r6, {r2, r5, r7, fp, ip, lr}^ │ │ │ │ @ instruction: 0xf17d1406 │ │ │ │ - @ instruction: 0xf8d9fdff │ │ │ │ + @ instruction: 0xf8d9fda7 │ │ │ │ strtmi r3, [sl], -r0 │ │ │ │ @ instruction: 0x46496030 │ │ │ │ sbcsvs r4, fp, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf0084653 │ │ │ │ strbmi pc, [r8], -fp, ror #24 @ │ │ │ │ mcrr2 0, 0, pc, r6, cr8 @ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx fe8c19aa <__read_chk@plt+0xfe85c5d6> │ │ │ │ + blx fe8c193a <__read_chk@plt+0xfe85c566> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strbmi r8, [r8], -r1, ror #9 │ │ │ │ ldrbvc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ ldc2 0, cr15, [r6], #-32 @ 0xffffffe0 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - blne 2c3a84 <__read_chk@plt+0x25e6b0> │ │ │ │ + blne 2c3a14 <__read_chk@plt+0x25e640> │ │ │ │ vmax.s8 d18, d0, d0 │ │ │ │ ldrtmi r2, [r0], -r2, lsl #10 │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ @ instruction: 0xf50761dc │ │ │ │ @ instruction: 0x432a57d5 │ │ │ │ addsvs r6, sl, #-2147483609 @ 0x80000027 │ │ │ │ @ instruction: 0xf7df2205 │ │ │ │ - @ instruction: 0xf8d9e9c4 │ │ │ │ + @ instruction: 0xf8d9e9fc │ │ │ │ @ instruction: 0xf17db000 │ │ │ │ - @ instruction: 0xf8d9fdcb │ │ │ │ + @ instruction: 0xf8d9fd73 │ │ │ │ strcc r3, [r4, -r0] │ │ │ │ @ instruction: 0xf8cb4649 │ │ │ │ ldrtmi r0, [sl], -r0 │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ @ instruction: 0x463362db │ │ │ │ @ instruction: 0xf0084658 │ │ │ │ @ instruction: 0x4648fc33 │ │ │ │ stc2 0, cr15, [lr], {8} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldrbvc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ - bvs fe55707c <__read_chk@plt+0xfe4f1ca8> │ │ │ │ + bvs fe55700c <__read_chk@plt+0xfe4f1c38> │ │ │ │ ldrbpl pc, [r6, r7, lsl #10] @ │ │ │ │ @ instruction: 0xf0433710 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ stc2 0, cr15, [r0], {8} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - bne fe8c3af0 <__read_chk@plt+0xfe85e71c> │ │ │ │ - bvs fe717038 <__read_chk@plt+0xfe6b1c64> │ │ │ │ + bne fe8c3a80 <__read_chk@plt+0xfe85e6ac> │ │ │ │ + bvs fe716fc8 <__read_chk@plt+0xfe6b1bf4> │ │ │ │ stmib r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x432a6406 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - bpl fe4c3b04 <__read_chk@plt+0xfe45e730> │ │ │ │ - ldmib r0, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bpl fe4c3a94 <__read_chk@plt+0xfe45e6c0> │ │ │ │ + stmib r8, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - ldc2 1, cr15, [r8, #500] @ 0x1f4 │ │ │ │ + stc2l 1, cr15, [r0, #-500] @ 0xfffffe0c │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrtmi r4, [sl], -r9, asr #12 │ │ │ │ ldrbmi r6, [r8], -r0, lsr #32 │ │ │ │ @ instruction: 0x463362db │ │ │ │ stc2 0, cr15, [r4], {8} │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fbdf │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ - bvs fe5569ac <__read_chk@plt+0xfe4f15d8> │ │ │ │ + bvs fe55693c <__read_chk@plt+0xfe4f1568> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0086293 │ │ │ │ @ instruction: 0xf8d9fbd5 │ │ │ │ strtmi r4, [r8], -r0 │ │ │ │ eorvs r6, r6, #667648 @ 0xa3000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62a3 │ │ │ │ - rsbvs pc, r0, r7, ror sp @ │ │ │ │ + rsbvs pc, r0, pc, lsl sp @ │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fbc7 │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ @ instruction: 0x46301a38 │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ @ instruction: 0xf042621e │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7df2205 │ │ │ │ - @ instruction: 0xf8d9e95a │ │ │ │ + @ instruction: 0xf8d9e992 │ │ │ │ @ instruction: 0xf17d4000 │ │ │ │ - rsbvs pc, r0, r1, ror #26 │ │ │ │ + rsbvs pc, r0, r9, lsl #26 │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fbb1 │ │ │ │ strtmi r4, [r8], -r0 │ │ │ │ eorvs r6, r6, #667648 @ 0xa3000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62a3 │ │ │ │ - rsbvs pc, r0, r3, asr sp @ │ │ │ │ + strdvs pc, [r0], #-203 @ 0xffffff35 @ │ │ │ │ ldrbmi pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ - blcs 9f8b4 <__read_chk@plt+0x3a4e0> │ │ │ │ + blcs 9f844 <__read_chk@plt+0x3a470> │ │ │ │ strbthi pc, [r0], #0 @ │ │ │ │ ldmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - blcc fe983154 <__read_chk@plt+0xfe91dd80> │ │ │ │ - blcs c43364 <__read_chk@plt+0xbddf90> │ │ │ │ + blcc fe9830e4 <__read_chk@plt+0xfe91dd10> │ │ │ │ + blcs c432f4 <__read_chk@plt+0xbddf20> │ │ │ │ @ instruction: 0xf8df9a0f │ │ │ │ ldmpl r3, {r3, r5, r6, r7, r8, fp, ip, sp, lr}^ │ │ │ │ movwls r4, #50303 @ 0xc47f │ │ │ │ stmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - blcs 9f93c <__read_chk@plt+0x3a568> │ │ │ │ + blcs 9f8cc <__read_chk@plt+0x3a4f8> │ │ │ │ stmdals lr, {r0, r5, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ strmi pc, [r5], -sp, asr #22 │ │ │ │ subsle r2, sl, r0, lsl #16 │ │ │ │ stmdbls sp, {r5, fp, sp, lr} │ │ │ │ - blx ffec1d7c <__read_chk@plt+0xffe5c9a8> │ │ │ │ + blx ffec1d0c <__read_chk@plt+0xffe5c938> │ │ │ │ subsle r2, r4, r0, lsl #16 │ │ │ │ ldrbcs pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ andpl pc, r4, #8388608 @ 0x800000 │ │ │ │ addsmi r3, r4, #44, 4 @ 0xc0000002 │ │ │ │ tstlt lr, sp, asr #32 │ │ │ │ and r4, r9, lr, lsr #12 │ │ │ │ stmibne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -33069,125 +33041,125 @@ │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrthi pc, [r3], #-0 @ │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fb69 │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx 18c18ce <__read_chk@plt+0x185c4fa> │ │ │ │ + blx 18c185e <__read_chk@plt+0x185c48a> │ │ │ │ @ instruction: 0xf1ba6104 │ │ │ │ andle r0, r4, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d88418 │ │ │ │ ldrdcs r0, [r0, -r4] │ │ │ │ ldrdpl pc, [r0], -r9 │ │ │ │ - blls 38c14c <__read_chk@plt+0x326d78> │ │ │ │ + blls 38c0dc <__read_chk@plt+0x326d08> │ │ │ │ mvnvs r1, r0, lsl #1 │ │ │ │ - blx 35e48a <__read_chk@plt+0x2f90b6> │ │ │ │ + blx 35e41a <__read_chk@plt+0x2f9046> │ │ │ │ @ instruction: 0xf0caf000 │ │ │ │ @ instruction: 0xf8d9fa0f │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ eorvs r2, r8, #80, 18 @ 0x140000 │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ vst1.32 {d22-d23}, [r2 :64], sl │ │ │ │ addsvs r4, sl, #196, 4 @ 0x4000000c │ │ │ │ - blx fe841bac <__read_chk@plt+0xfe7dc7d8> │ │ │ │ + blx fe841b3c <__read_chk@plt+0xfe7dc768> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ - bvs fe373d5c <__read_chk@plt+0xfe30e988> │ │ │ │ + bvs fe373cec <__read_chk@plt+0xfe30e918> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmdals lr, {r0, r1, r3, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf0079110 │ │ │ │ ldmdbls r0, {r0, r1, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d92203 │ │ │ │ subvs r3, r8, r0 │ │ │ │ @ instruction: 0xf854815a │ │ │ │ - blcs 955cc <__read_chk@plt+0x301f8> │ │ │ │ + blcs 9555c <__read_chk@plt+0x30188> │ │ │ │ @ instruction: 0xf8d8d196 │ │ │ │ @ instruction: 0xf8df45d4 │ │ │ │ @ instruction: 0xf5043910 │ │ │ │ - bls 45a92c <__read_chk@plt+0x3f5558> │ │ │ │ + bls 45a8bc <__read_chk@plt+0x3f54e8> │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d482bf │ │ │ │ @ instruction: 0xb12c4668 │ │ │ │ tstlt sl, r2, lsr #16 │ │ │ │ - blcs a3990 <__read_chk@plt+0x3e5bc> │ │ │ │ + blcs a3920 <__read_chk@plt+0x3e54c> │ │ │ │ sbchi pc, ip, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fb0f │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx 241982 <__read_chk@plt+0x1dc5ae> │ │ │ │ + blx 241912 <__read_chk@plt+0x1dc53e> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bvs fe70d96c <__read_chk@plt+0xfe6a8598> │ │ │ │ + bvs fe70d8fc <__read_chk@plt+0xfe6a8528> │ │ │ │ andsvs r4, r8, #2030043136 @ 0x79000000 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - ldm r8, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r0, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - stc2 1, cr15, [r0], #500 @ 0x1f4 │ │ │ │ + mcrr2 1, 7, pc, r8, cr13 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ rsbvs r2, r0, r3, lsl #4 │ │ │ │ @ instruction: 0x4648815a │ │ │ │ stmiami r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blx ffb419b8 <__read_chk@plt+0xffadc5e4> │ │ │ │ + blx ffb41948 <__read_chk@plt+0xffadc574> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldrbtmi r4, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ - bvs fe54f1a4 <__read_chk@plt+0xfe4e9dd0> │ │ │ │ + bvs fe54f134 <__read_chk@plt+0xfe4e9d60> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0086293 │ │ │ │ @ instruction: 0xf8d9fadf │ │ │ │ strtmi r7, [r0], -r0 │ │ │ │ eorsvs r6, lr, #765952 @ 0xbb000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62bb │ │ │ │ - rsbsvs pc, r8, r1, lsl #25 │ │ │ │ + rsbsvs pc, r8, r9, lsr #24 │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fad1 │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ @ instruction: 0x46301870 │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ @ instruction: 0xf042621e │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7df2205 │ │ │ │ - @ instruction: 0xf8d9e864 │ │ │ │ + @ instruction: 0xf8d9e89c │ │ │ │ @ instruction: 0xf17d7000 │ │ │ │ - rsbsvs pc, r8, fp, ror #24 │ │ │ │ + rsbsvs pc, r8, r3, lsl ip @ │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0x4620fabb │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ eorvs r6, r6, #667648 @ 0xa3000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62a3 │ │ │ │ - rsbvs pc, r0, sp, asr ip @ │ │ │ │ + rsbvs pc, r0, r5, lsl #24 │ │ │ │ @ instruction: 0xf8d84648 │ │ │ │ @ instruction: 0xf00845d4 │ │ │ │ @ instruction: 0xf8d9faab │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ strpl pc, [r4], #-1284 @ 0xfffffafc │ │ │ │ - bvs fe552ad4 <__read_chk@plt+0xfe4ed700> │ │ │ │ + bvs fe552a64 <__read_chk@plt+0xfe4ed690> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0086293 │ │ │ │ @ instruction: 0xf8d8fa9f │ │ │ │ ldrdvs r3, [r4, -r4] │ │ │ │ - bne ff9972fc <__read_chk@plt+0xff931f28> │ │ │ │ + bne ff99728c <__read_chk@plt+0xff931eb8> │ │ │ │ ldrdvs pc, [r0], -r9 │ │ │ │ adccc pc, r3, r8, asr #12 │ │ │ │ eorcs pc, lr, fp, asr #13 │ │ │ │ - blls 389cd8 <__read_chk@plt+0x324904> │ │ │ │ + blls 389c68 <__read_chk@plt+0x324894> │ │ │ │ rscsvs r6, r6, #-1073741764 @ 0xc000003c │ │ │ │ @ instruction: 0xf000fb04 │ │ │ │ @ instruction: 0xf952f0ca │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ubfxcs pc, pc, #17, #9 │ │ │ │ ldrbtmi r6, [sl], #-560 @ 0xfffffdd0 │ │ │ │ - bvs fe71e0cc <__read_chk@plt+0xfe6b8cf8> │ │ │ │ + bvs fe71e05c <__read_chk@plt+0xfe6b8c88> │ │ │ │ sbcmi pc, r4, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xf0ae629a │ │ │ │ @ instruction: 0xf8d9f9e1 │ │ │ │ ldmdblt r8, {lr} │ │ │ │ @ instruction: 0xf0436aa3 │ │ │ │ adcvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ stmdals lr, {r0, r5, r9, sl, lr} │ │ │ │ @@ -33197,71 +33169,71 @@ │ │ │ │ cmphi r9, r0, rrx │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ movwpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d38208 │ │ │ │ @ instruction: 0xb12c4694 │ │ │ │ tstlt sl, r2, lsr #16 │ │ │ │ - blcs a3af8 <__read_chk@plt+0x3e724> │ │ │ │ + blcs a3a88 <__read_chk@plt+0x3e6b4> │ │ │ │ andhi pc, r8, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fa5b │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx 1541ae8 <__read_chk@plt+0x14dc714> │ │ │ │ + blx 1541a78 <__read_chk@plt+0x14dc6a4> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x1778f8df │ │ │ │ - bvs fe70dad4 <__read_chk@plt+0xfe6a8700> │ │ │ │ + bvs fe70da64 <__read_chk@plt+0xfe6a8690> │ │ │ │ andsvs r4, r8, #2030043136 @ 0x79000000 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - svc 0x00e4f7de │ │ │ │ + ldmda ip, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - blx ffbc20e2 <__read_chk@plt+0xffb5cd0e> │ │ │ │ + blx fe5c2072 <__read_chk@plt+0xfe55cc9e> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ rsbvs r2, r0, r3, lsl #4 │ │ │ │ @ instruction: 0x4648815a │ │ │ │ smmlsmi r0, pc, r8, pc @ │ │ │ │ - blx e41b20 <__read_chk@plt+0xddc74c> │ │ │ │ + blx e41ab0 <__read_chk@plt+0xddc6dc> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldrbtmi r4, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ - bvs fe54f30c <__read_chk@plt+0xfe4e9f38> │ │ │ │ + bvs fe54f29c <__read_chk@plt+0xfe4e9ec8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0086293 │ │ │ │ @ instruction: 0xf8d9fa2b │ │ │ │ strtmi r7, [r0], -r0 │ │ │ │ eorsvs r6, lr, #765952 @ 0xbb000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62bb │ │ │ │ - rsbsvs pc, r8, sp, asr #23 │ │ │ │ + rsbsvs pc, r8, r5, ror fp @ │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ @ instruction: 0xf8d9fa1d │ │ │ │ @ instruction: 0xf8df7000 │ │ │ │ - bvs fef4779c <__read_chk@plt+0xfeee23c8> │ │ │ │ + bvs fef4772c <__read_chk@plt+0xfeee2358> │ │ │ │ eorsvs r4, lr, #120, 8 @ 0x78000000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62bb │ │ │ │ - ldrhtvs pc, [r8], #-189 @ 0xffffff43 @ │ │ │ │ + rsbsvs pc, r8, r5, ror #22 │ │ │ │ @ instruction: 0xf0084648 │ │ │ │ strtmi pc, [r0], -sp, lsl #20 │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ eorvs r6, r6, #667648 @ 0xa3000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62a3 │ │ │ │ - @ instruction: 0xf8d8fbaf │ │ │ │ + @ instruction: 0xf8d8fb57 │ │ │ │ rsbvs r7, r0, ip, lsr #7 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf8d88227 │ │ │ │ ssatmi ip, #19, r4, asr #11 │ │ │ │ @ instruction: 0xf8cd46b3 │ │ │ │ @ instruction: 0xf50cc030 │ │ │ │ @ instruction: 0x332c531a │ │ │ │ ands r9, r0, r0, lsl r3 │ │ │ │ - blx 18c20f8 <__read_chk@plt+0x185cd24> │ │ │ │ + blx 18c2088 <__read_chk@plt+0x185ccb4> │ │ │ │ strmi r6, [r3, #2170] @ 0x87a │ │ │ │ svclt 0x00b84604 │ │ │ │ tstlt sl, r3, lsl #13 │ │ │ │ tstlt r8, r8, lsr r8 │ │ │ │ ldmdblt r2!, {r1, fp, ip, sp, lr}^ │ │ │ │ strmi r6, [r2, #2239]! @ 0x8bf │ │ │ │ @ instruction: 0x46a2bfb8 │ │ │ │ @@ -33276,41 +33248,41 @@ │ │ │ │ stmdacs r2, {r1, r2, r9, sl, lr} │ │ │ │ ldmvs pc!, {r3, r5, r6, r7, r8, sl, fp, ip, lr, pc} @ │ │ │ │ strmi r4, [r2, #1056] @ 0x420 │ │ │ │ selmi fp, r2, r8 │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ svceq 0x0064f1ba │ │ │ │ svclt 0x00a8465f │ │ │ │ - beq 19c1d24 <__read_chk@plt+0x195c950> │ │ │ │ + beq 19c1cb4 <__read_chk@plt+0x195c8e0> │ │ │ │ svclt 0x00a82f64 │ │ │ │ cdpcs 7, 0, cr2, cr0, cr4, {3} │ │ │ │ ldrdcs fp, [r0, -r4] │ │ │ │ @ instruction: 0xf10a2101 │ │ │ │ cdpcs 3, 6, cr0, cr4, cr9, {0} │ │ │ │ svclt 0x00a8440b │ │ │ │ - blcs 90f594 <__read_chk@plt+0x8aa1c0> │ │ │ │ + blcs 90f524 <__read_chk@plt+0x8aa150> │ │ │ │ ldrsbtgt pc, [r0], -sp @ │ │ │ │ @ instruction: 0x2325bfd8 │ │ │ │ svclt 0x00d8960c │ │ │ │ stclle 3, cr9, [r4, #-52] @ 0xffffffcc │ │ │ │ addcs pc, r0, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0x46061cd8 │ │ │ │ ldmdavs r2, {r0, r2, r3, ip, pc}^ │ │ │ │ svclt 0x00b82a1e │ │ │ │ @ instruction: 0xf1a2221e │ │ │ │ adcsmi r0, r0, #9 │ │ │ │ @ instruction: 0xf1a2bfdc │ │ │ │ strls r0, [sp], -sl, lsl #12 │ │ │ │ cdpcc 14, 0, cr9, cr2, cr13, {0} │ │ │ │ - blle c96708 <__read_chk@plt+0xc31334> │ │ │ │ + blle c96698 <__read_chk@plt+0xc312c4> │ │ │ │ @ instruction: 0xf1079e0c │ │ │ │ ldrmi r0, [r9], #-777 @ 0xfffffcf7 │ │ │ │ stclne 4, cr4, [lr], {49} @ 0x31 │ │ │ │ adcsmi r9, r0, #13631488 @ 0xd00000 │ │ │ │ - bcc 335bc0 <__read_chk@plt+0x2d07ec> │ │ │ │ + bcc 335b50 <__read_chk@plt+0x2d077c> │ │ │ │ stmdals sp, {r0, r2, r3, r9, ip, pc} │ │ │ │ addsmi r1, r1, #2080 @ 0x820 │ │ │ │ @ instruction: 0xf1a0db21 │ │ │ │ cdpls 1, 0, cr0, cr12, cr12, {0} │ │ │ │ stmdbcs r8, {r0, r3, r6, r7, r8, r9, fp, ip} │ │ │ │ @ instruction: 0x2108bfb8 │ │ │ │ addmi r3, lr, #16384 @ 0x4000 │ │ │ │ @@ -33330,15 +33302,15 @@ │ │ │ │ strpl pc, [r0], -ip, lsl #10 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d68108 │ │ │ │ cmplt r3, r0, asr #13 │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ strne pc, [r0, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf7df4479 │ │ │ │ - strmi lr, [r5], -ip, lsr #19 │ │ │ │ + strmi lr, [r5], -r4, ror #19 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d88261 │ │ │ │ @ instruction: 0xf1bbb3ac │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8df8199 │ │ │ │ ldrbmi r3, [sp], -r8, lsl #11 │ │ │ │ @ instruction: 0xf6489a0f │ │ │ │ @@ -33352,63 +33324,63 @@ │ │ │ │ stmib sp, {r2, r3, r5, r6, r8, sl, ip, sp}^ │ │ │ │ ldrbtmi ip, [fp], #-2071 @ 0xfffff7e9 │ │ │ │ @ instruction: 0xf8df9314 │ │ │ │ @ instruction: 0xf8cd3564 │ │ │ │ ldrbtmi lr, [fp], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xf8df931d │ │ │ │ ldrbtmi r3, [fp], #-1372 @ 0xfffffaa4 │ │ │ │ - blge 86a988 <__read_chk@plt+0x8055b4> │ │ │ │ + blge 86a918 <__read_chk@plt+0x805544> │ │ │ │ add r9, sl, r6, lsl r3 │ │ │ │ @ instruction: 0x26029b15 │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf5039600 │ │ │ │ @ instruction: 0x463b581c │ │ │ │ ldmdaeq r0, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1444641 │ │ │ │ - blls 3c5be4 <__read_chk@plt+0x360810> │ │ │ │ - blcs 9754c <__read_chk@plt+0x32178> │ │ │ │ + blls 3c5b74 <__read_chk@plt+0x3607a0> │ │ │ │ + blcs 974dc <__read_chk@plt+0x32108> │ │ │ │ stmdavs fp!, {r0, r1, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdavs r8!, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strtmi r8, [r0], -fp, ror #2 │ │ │ │ @ instruction: 0xf97cf15b │ │ │ │ vqsub.s8 d20, d16, d24 │ │ │ │ - blls 3e61c8 <__read_chk@plt+0x380df4> │ │ │ │ - bls 78f560 <__read_chk@plt+0x72a18c> │ │ │ │ + blls 3e6158 <__read_chk@plt+0x380d84> │ │ │ │ + bls 78f4f0 <__read_chk@plt+0x72a11c> │ │ │ │ ssatmi r1, #17, fp, asr #23 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r4, r9, sp}^ │ │ │ │ @ instruction: 0x960f2610 │ │ │ │ - bne 75499c <__read_chk@plt+0x6ef5c8> │ │ │ │ + bne 75492c <__read_chk@plt+0x6ef558> │ │ │ │ ldmdale r1, {r0, r1, r5, r6, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf15b4620 │ │ │ │ adcsmi pc, r8, #1687552 @ 0x19c000 │ │ │ │ ldrtmi fp, [r8], -r8, lsl #31 │ │ │ │ tstphi r8, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - bne 76c9c0 <__read_chk@plt+0x7075ec> │ │ │ │ + bne 76c950 <__read_chk@plt+0x70757c> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ tstphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00082b0a │ │ │ │ andsle r2, r5, r0, lsl #12 │ │ │ │ @ instruction: 0xf15b4620 │ │ │ │ adcsmi pc, r8, #1392640 @ 0x154000 │ │ │ │ ldrtmi fp, [fp], -r8, lsl #31 │ │ │ │ rschi pc, sp, r0, asr #4 │ │ │ │ strbmi r9, [r0], -sp, lsl #20 │ │ │ │ @ instruction: 0xf1b83a0a │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - bne ff566100 <__read_chk@plt+0xff500d2c> │ │ │ │ - blcs 194c62c <__read_chk@plt+0x18e7258> │ │ │ │ + bne ff566090 <__read_chk@plt+0xff500cbc> │ │ │ │ + blcs 194c5bc <__read_chk@plt+0x18e71e8> │ │ │ │ strbtcs fp, [r4], -r8, lsl #31 │ │ │ │ addshi pc, ip, r0, asr #4 │ │ │ │ stmdals lr, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8c6f7ff │ │ │ │ ldrbmi r4, [r8], -r0, lsl #13 │ │ │ │ - bcc fe0c3200 <__read_chk@plt+0xfe05de2c> │ │ │ │ + bcc fe0c3190 <__read_chk@plt+0xfe05ddbc> │ │ │ │ @ instruction: 0xf9acf7ff │ │ │ │ movwls r9, #27411 @ 0x6b13 │ │ │ │ mvnsvs pc, pc, asr #8 │ │ │ │ movwls r9, #23314 @ 0x5b12 │ │ │ │ movwls r9, #19217 @ 0x4b11 │ │ │ │ movwls r9, #15120 @ 0x3b10 │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @@ -33418,38 +33390,38 @@ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strtmi r8, [r0], -r9 │ │ │ │ @ instruction: 0x9607447b │ │ │ │ movwls r9, #8968 @ 0x2308 │ │ │ │ @ instruction: 0xf15b463b │ │ │ │ @ instruction: 0x4620fb1f │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - blx 1542414 <__read_chk@plt+0x14dd040> │ │ │ │ + @ instruction: 0xf9faf17d │ │ │ │ andcs r6, r3, #11337728 @ 0xad0000 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ cmphi sl, r0, rrx │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strbmi r8, [r8], -r9, ror #1 │ │ │ │ @ instruction: 0xf89af008 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - bvs fe557760 <__read_chk@plt+0xfe4f238c> │ │ │ │ + bvs fe5576f0 <__read_chk@plt+0xfe4f231c> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0086293 │ │ │ │ - blls 6c4090 <__read_chk@plt+0x65ecbc> │ │ │ │ + blls 6c4020 <__read_chk@plt+0x65ec4c> │ │ │ │ andslt pc, r0, r0, asr #17 │ │ │ │ @ instruction: 0xf8d92100 │ │ │ │ @ instruction: 0xf8d34000 │ │ │ │ - blls 6475ac <__read_chk@plt+0x5e21d8> │ │ │ │ + blls 64753c <__read_chk@plt+0x5e2168> │ │ │ │ andeq lr, r0, fp, lsr #23 │ │ │ │ addne r6, r0, r4, ror #5 │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ mvnvs r9, r9, lsl fp │ │ │ │ @ instruction: 0xff44f0c9 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ eorvs r9, r0, #20, 20 @ 0x14000 │ │ │ │ - bvs fe71e4e4 <__read_chk@plt+0xfe6b9110> │ │ │ │ + bvs fe71e474 <__read_chk@plt+0xfe6b90a0> │ │ │ │ sbcmi pc, r4, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xf0ad629a │ │ │ │ @ instruction: 0xf8d9ffd5 │ │ │ │ ldmdblt r8, {ip, sp} │ │ │ │ @ instruction: 0xf0426a9a │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf8c36868 │ │ │ │ @@ -33463,279 +33435,279 @@ │ │ │ │ @ instruction: 0x4670f8d4 │ │ │ │ @ instruction: 0xf8d6e53f │ │ │ │ ldrbt r3, [r6], r8, asr #13 │ │ │ │ ldrsbtge pc, [r8], -sp @ │ │ │ │ strbtcs r2, [r0], r0, lsl #14 │ │ │ │ @ instruction: 0x4649463b │ │ │ │ @ instruction: 0x96004650 │ │ │ │ - blx c3ed0 <__read_chk@plt+0x5eafc> │ │ │ │ + blx c3e60 <__read_chk@plt+0x5ea8c> │ │ │ │ svccs 0x0004f854 │ │ │ │ - bcs 93ae0 <__read_chk@plt+0x2e70c> │ │ │ │ + bcs 93a70 <__read_chk@plt+0x2e69c> │ │ │ │ @ instruction: 0xe60ad1f4 │ │ │ │ ldrsbtge pc, [r8], -sp @ │ │ │ │ ldrbcs r2, [pc], r0, lsl #14 │ │ │ │ @ instruction: 0x4649463b │ │ │ │ @ instruction: 0x96004650 │ │ │ │ @ instruction: 0xf9f0f7ff │ │ │ │ svccs 0x0004f854 │ │ │ │ - bcs 93b00 <__read_chk@plt+0x2e72c> │ │ │ │ + bcs 93a90 <__read_chk@plt+0x2e6bc> │ │ │ │ strb sp, [r6, #-500] @ 0xfffffe0c │ │ │ │ andsls r4, sl, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf8a2f15b │ │ │ │ - bls 7169ec <__read_chk@plt+0x6b1618> │ │ │ │ + bls 71697c <__read_chk@plt+0x6b15a8> │ │ │ │ ldrtmi fp, [fp], -r8, lsl #31 │ │ │ │ @ instruction: 0xf1b8d906 │ │ │ │ tstle fp, r0, lsl #30 │ │ │ │ - bl fea0ca74 <__read_chk@plt+0xfe9a76a0> │ │ │ │ + bl fea0ca04 <__read_chk@plt+0xfe9a7630> │ │ │ │ ldrb r0, [r3, -r8, lsl #12] │ │ │ │ @ instruction: 0xf15b4620 │ │ │ │ - bls 744174 <__read_chk@plt+0x6deda0> │ │ │ │ + bls 744104 <__read_chk@plt+0x6ded30> │ │ │ │ @ instruction: 0xf1b84603 │ │ │ │ rscsle r0, r3, r0, lsl #30 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf15b321a │ │ │ │ - blls 3c4160 <__read_chk@plt+0x35ed8c> │ │ │ │ + blls 3c40f0 <__read_chk@plt+0x35ed1c> │ │ │ │ ldmib sp, {r3, r4, r7, r9, lr}^ │ │ │ │ svclt 0x0084321a │ │ │ │ @ instruction: 0xf101990c │ │ │ │ stmiale r5!, {r0, r1, fp}^ │ │ │ │ @ instruction: 0xf15b4630 │ │ │ │ @ instruction: 0xf100f87d │ │ │ │ ldmib sp, {r0, r1, fp}^ │ │ │ │ bfi r3, sl, #4, #26 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf15b321a │ │ │ │ - blls 3c4134 <__read_chk@plt+0x35ed60> │ │ │ │ + blls 3c40c4 <__read_chk@plt+0x35ecf0> │ │ │ │ ldmib sp, {r3, r4, r7, r9, lr}^ │ │ │ │ svclt 0x0084321a │ │ │ │ @ instruction: 0x1cc8990c │ │ │ │ svcge 0x0021f63f │ │ │ │ @ instruction: 0xf15b4630 │ │ │ │ andcc pc, r3, r7, ror #16 │ │ │ │ andscc lr, sl, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0x4620e719 │ │ │ │ @ instruction: 0xf860f15b │ │ │ │ str r4, [sp, -r3, lsl #12] │ │ │ │ strcs r4, [r0], -r0, lsr #12 │ │ │ │ @ instruction: 0xf85af15b │ │ │ │ - bls 7ecbd0 <__read_chk@plt+0x7877fc> │ │ │ │ + bls 7ecb60 <__read_chk@plt+0x78778c> │ │ │ │ usat r1, #0, fp, lsl #20 │ │ │ │ tstls sl, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf852f15b │ │ │ │ addsmi r9, r8, #12, 22 @ 0x3000 │ │ │ │ ldmdble ip!, {r1, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ - bne fe76c7e4 <__read_chk@plt+0xfe707410> │ │ │ │ + bne fe76c774 <__read_chk@plt+0xfe7073a0> │ │ │ │ strbt r3, [sp], r3, lsl #22 │ │ │ │ @ instruction: 0xf15b4620 │ │ │ │ strbt pc, [r3], r7, asr #16 @ │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ @ instruction: 0xf8d9ffd3 │ │ │ │ strbmi r2, [r8], -r0 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xffcaf007 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ andcs r4, r5, #2736128 @ 0x29c000 │ │ │ │ - bvs fe7978c4 <__read_chk@plt+0xfe7324f0> │ │ │ │ + bvs fe797854 <__read_chk@plt+0xfe732480> │ │ │ │ andsvs r4, pc, #2030043136 @ 0x79000000 │ │ │ │ streq pc, [r2], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0xf7de629c │ │ │ │ - @ instruction: 0xf8d9ed5e │ │ │ │ + @ instruction: 0xf8d9ed96 │ │ │ │ @ instruction: 0xf17d4000 │ │ │ │ - @ instruction: 0xf8d9f965 │ │ │ │ + @ instruction: 0xf8d9f90d │ │ │ │ andcs r3, r3, #0 │ │ │ │ cmphi sl, r0, rrx │ │ │ │ - blmi 2058a80 <__read_chk@plt+0x1ff36ac> │ │ │ │ + blmi 2058a10 <__read_chk@plt+0x1ff363c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, asr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, lr, r0, asr #32 │ │ │ │ ldcleq 6, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf5089600 │ │ │ │ - blls 3a2614 <__read_chk@plt+0x33d240> │ │ │ │ + blls 3a25a4 <__read_chk@plt+0x33d1d0> │ │ │ │ andpl pc, r8, #536870916 @ 0x20000004 │ │ │ │ cdp2 1, 2, cr15, cr12, cr4, {2} │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ mcrge 4, 4, pc, cr9, cr15, {1} @ │ │ │ │ @ instruction: 0xf15b4620 │ │ │ │ adcsmi pc, r8, #327680 @ 0x50000 │ │ │ │ - blls 3f5e58 <__read_chk@plt+0x390a84> │ │ │ │ + blls 3f5de8 <__read_chk@plt+0x390a14> │ │ │ │ ldmdble r5, {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip} │ │ │ │ movwls r4, #63024 @ 0xf630 │ │ │ │ @ instruction: 0xfffcf15a │ │ │ │ addsmi r9, r8, #12, 22 @ 0x3000 │ │ │ │ ldmdble r3, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ andcs r4, r1, #2244608 @ 0x224000 │ │ │ │ andls r4, pc, #144, 12 @ 0x9000000 │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2439 @ 0xfffff679 │ │ │ │ stmdbls ip, {r4, r8, ip, pc} │ │ │ │ ldrne lr, [r1], -sp, asr #19 │ │ │ │ ldrbt r1, [fp], -r8, asr #25 │ │ │ │ @ instruction: 0xf15a4620 │ │ │ │ - blls 40601c <__read_chk@plt+0x3a0c48> │ │ │ │ + blls 405fac <__read_chk@plt+0x3a0bd8> │ │ │ │ @ instruction: 0xe7e31a1b │ │ │ │ tstls sl, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xffe0f15a │ │ │ │ movwcs r4, #6783 @ 0x1a7f │ │ │ │ ldrbtmi r3, [sl], #-3 │ │ │ │ - bmi 202a8e4 <__read_chk@plt+0x1fc5510> │ │ │ │ + bmi 202a874 <__read_chk@plt+0x1fc54a0> │ │ │ │ movwls r4, #63128 @ 0xf698 │ │ │ │ andsls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ - blls 72c8d4 <__read_chk@plt+0x6c7500> │ │ │ │ + blls 72c864 <__read_chk@plt+0x6c7490> │ │ │ │ andsls r9, r1, #18874368 @ 0x1200000 │ │ │ │ ldrtmi lr, [r0], -r2, ror #12 │ │ │ │ @ instruction: 0xffcef15a │ │ │ │ - blcc 16cd1c <__read_chk@plt+0x107948> │ │ │ │ + blcc 16ccac <__read_chk@plt+0x1078d8> │ │ │ │ @ instruction: 0xe66d1a1b │ │ │ │ strbmi r4, [r8], -r5, lsl #12 │ │ │ │ @ instruction: 0xff56f007 │ │ │ │ ldrdvs pc, [r0], -r9 │ │ │ │ - bvs fed58294 <__read_chk@plt+0xfecf2ec0> │ │ │ │ + bvs fed58224 <__read_chk@plt+0xfecf2e50> │ │ │ │ eorsvs r4, r5, #120, 8 @ 0x78000000 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf17d62b3 │ │ │ │ - ldrshtvs pc, [r0], #-135 @ 0xffffff79 @ │ │ │ │ + @ instruction: 0x6070f89f │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ @ instruction: 0xf8d9ff47 │ │ │ │ - bvs fe54e0e4 <__read_chk@plt+0xfe4e8d10> │ │ │ │ + bvs fe54e074 <__read_chk@plt+0xfe4e8ca0> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7ff6293 │ │ │ │ @ instruction: 0xf8d9bb04 │ │ │ │ @ instruction: 0xf8ca3000 │ │ │ │ @ instruction: 0xf7ff3000 │ │ │ │ strbmi fp, [r8], -r2, ror #23 │ │ │ │ @ instruction: 0xff36f007 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ - bvs fe317a28 <__read_chk@plt+0xfe2b2654> │ │ │ │ + bvs fe3179b8 <__read_chk@plt+0xfe2b25e4> │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf007628a │ │ │ │ @ instruction: 0xf8d9ff2d │ │ │ │ - blmi 188e118 <__read_chk@plt+0x1828d44> │ │ │ │ - bvs fe4ea95c <__read_chk@plt+0xfe485588> │ │ │ │ + blmi 188e0a8 <__read_chk@plt+0x1828cd4> │ │ │ │ + bvs fe4ea8ec <__read_chk@plt+0xfe485518> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ @ instruction: 0xf0416216 │ │ │ │ addsvs r0, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf17d9311 │ │ │ │ - bls 4c445c <__read_chk@plt+0x45f088> │ │ │ │ + bls 4c428c <__read_chk@plt+0x45eeb8> │ │ │ │ @ instruction: 0x46486050 │ │ │ │ @ instruction: 0xff1af007 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - bvs fe4d7a00 <__read_chk@plt+0xfe47262c> │ │ │ │ + bvs fe4d7990 <__read_chk@plt+0xfe4725bc> │ │ │ │ @ instruction: 0xf0416216 │ │ │ │ addsvs r0, r1, #-2147483648 @ 0x80000000 │ │ │ │ andcs r4, r5, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xf7de4479 │ │ │ │ - @ instruction: 0xf8d9ecae │ │ │ │ + @ instruction: 0xf8d9ece6 │ │ │ │ andsls r2, r0, #0 │ │ │ │ - @ instruction: 0xf8b4f17d │ │ │ │ + @ instruction: 0xf85cf17d │ │ │ │ subsvs r9, r0, r0, lsl sl │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ - blls 505d74 <__read_chk@plt+0x4a09a0> │ │ │ │ + blls 505d04 <__read_chk@plt+0x4a0930> │ │ │ │ @ instruction: 0xf8d94618 │ │ │ │ tstls r0, #0 │ │ │ │ andsvs r6, lr, #626688 @ 0x99000 │ │ │ │ @ instruction: 0xf041462e │ │ │ │ addsvs r0, r9, #-2147483648 @ 0x80000000 │ │ │ │ - @ instruction: 0xf8a2f17d │ │ │ │ + @ instruction: 0xf84af17d │ │ │ │ subsvs r9, r8, r0, lsl fp │ │ │ │ - bllt fe244184 <__read_chk@plt+0xfe1dedb0> │ │ │ │ + bllt fe244114 <__read_chk@plt+0xfe1ded40> │ │ │ │ strteq r4, [r4], #-1608 @ 0xfffff9b8 │ │ │ │ cdp2 0, 14, cr15, cr14, cr7, {0} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - bvs fe557ab8 <__read_chk@plt+0xfe4f26e4> │ │ │ │ + bvs fe557a48 <__read_chk@plt+0xfe4f2674> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0076293 │ │ │ │ - bls 4c5d38 <__read_chk@plt+0x460964> │ │ │ │ + bls 4c5cc8 <__read_chk@plt+0x4608f4> │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ @ instruction: 0xf8d94629 │ │ │ │ mrsvs r5, (UNDEF: 2) │ │ │ │ - bmi b0cd00 <__read_chk@plt+0xaa792c> │ │ │ │ + bmi b0cc90 <__read_chk@plt+0xaa78bc> │ │ │ │ addsne r9, fp, pc, lsl #16 │ │ │ │ @ instruction: 0xf85062ed │ │ │ │ @ instruction: 0xf648e002 │ │ │ │ @ instruction: 0xf6cb30a3 │ │ │ │ @ instruction: 0xf8c5202e │ │ │ │ - blx 17e23e <__read_chk@plt+0x118e6a> │ │ │ │ + blx 17e1ce <__read_chk@plt+0x118dfa> │ │ │ │ @ instruction: 0xf0c9f000 │ │ │ │ @ instruction: 0xf8d9fd93 │ │ │ │ - bmi d121d8 <__read_chk@plt+0xcace04> │ │ │ │ + bmi d12168 <__read_chk@plt+0xcacd94> │ │ │ │ ldrbtmi r6, [sl], #-552 @ 0xfffffdd8 │ │ │ │ orrsvs r6, sl, ip, asr r1 │ │ │ │ cmphi sl, r3, lsl #4 │ │ │ │ andeq pc, r2, #72, 4 @ 0x80000004 │ │ │ │ strb r6, [ip, #-666]! @ 0xfffffd66 │ │ │ │ - bls 458e20 <__read_chk@plt+0x3f3a4c> │ │ │ │ + bls 458db0 <__read_chk@plt+0x3f39dc> │ │ │ │ movwls r5, #51411 @ 0xc8d3 │ │ │ │ - bllt fe6041f4 <__read_chk@plt+0xfe59ee20> │ │ │ │ - bl ff8c4174 <__read_chk@plt+0xff85eda0> │ │ │ │ - eorseq r9, r9, r6, lsl r2 │ │ │ │ - eorseq r9, r9, sl, lsl #4 │ │ │ │ + bllt fe604184 <__read_chk@plt+0xfe59edb0> │ │ │ │ + ldc 7, cr15, [r8], {222} @ 0xde │ │ │ │ + eorseq r9, r9, r6, lsl #5 │ │ │ │ + eorseq r9, r9, sl, ror r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - andseq ip, ip, r8, asr #19 │ │ │ │ - @ instruction: 0x001cc9b6 │ │ │ │ - andseq ip, ip, r8, ror #18 │ │ │ │ - strhteq sp, [sl], -r0 │ │ │ │ - andseq ip, ip, lr, lsl #18 │ │ │ │ + @ instruction: 0x001cc8dc │ │ │ │ + andseq ip, ip, sl, asr #17 │ │ │ │ + andseq ip, ip, ip, ror r8 │ │ │ │ + eoreq sp, sl, r4, asr #17 │ │ │ │ + andseq ip, ip, r2, lsr #16 │ │ │ │ andeq r1, r0, r4, asr #13 │ │ │ │ - eorseq r7, pc, r4, lsr #17 │ │ │ │ - andseq lr, lr, ip, asr r4 │ │ │ │ - andseq ip, ip, r0, lsl #17 │ │ │ │ + eorseq r7, pc, r4, lsl r9 @ │ │ │ │ + andseq lr, lr, r0, ror r3 │ │ │ │ + mulseq ip, r4, r7 │ │ │ │ andeq r2, r0, r5, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x001cc7b4 │ │ │ │ - eoreq sp, sl, r6, asr #15 │ │ │ │ - mulseq ip, r6, r7 │ │ │ │ + andseq ip, ip, r8, asr #13 │ │ │ │ + ldrdeq sp, [sl], -sl @ │ │ │ │ + andseq ip, ip, sl, lsr #13 │ │ │ │ andeq r2, r0, fp, lsr #17 │ │ │ │ - andseq ip, ip, r8, lsr #13 │ │ │ │ - eoreq sp, sl, lr, asr r6 │ │ │ │ - andseq ip, ip, ip, lsl #13 │ │ │ │ - eorseq r5, r2, r6, lsl #27 │ │ │ │ - andseq ip, ip, r4, ror r3 │ │ │ │ + @ instruction: 0x001cc5bc │ │ │ │ + eoreq sp, sl, r2, ror r5 │ │ │ │ + andseq ip, ip, r0, lsr #11 │ │ │ │ + eorseq r5, r2, sl, lsl #25 │ │ │ │ + andseq ip, ip, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r2, r0, fp, lsl #12 │ │ │ │ - eorseq r5, r2, r6, lsr ip │ │ │ │ - eorseq r5, r2, lr, lsr #24 │ │ │ │ - @ instruction: 0x001cc3d8 │ │ │ │ - eorseq r5, r2, r8, lsr fp │ │ │ │ - mlaseq r2, r6, sl, r5 │ │ │ │ - andseq ip, ip, r4, lsl r2 │ │ │ │ - eorseq r8, r9, ip, ror r8 │ │ │ │ - andseq r3, pc, r4, lsr #8 │ │ │ │ - eorseq r1, r2, sl, lsr ip │ │ │ │ - @ instruction: 0x001f33f6 │ │ │ │ - eorseq r1, r2, r8, lsl #24 │ │ │ │ - @ instruction: 0x001cbfbc │ │ │ │ - eoreq sp, sl, r8, asr #32 │ │ │ │ - andseq fp, ip, r4, asr #31 │ │ │ │ + eorseq r5, r2, sl, lsr fp │ │ │ │ + eorseq r5, r2, r2, lsr fp │ │ │ │ + andseq ip, ip, ip, ror #5 │ │ │ │ + eorseq r5, r2, ip, lsr sl │ │ │ │ + mlaseq r2, sl, r9, r5 │ │ │ │ + andseq ip, ip, r8, lsr #2 │ │ │ │ + eorseq r8, r9, ip, ror #17 │ │ │ │ + andseq r3, pc, r8, lsr r3 @ │ │ │ │ + eorseq r1, r2, lr, lsr fp │ │ │ │ + andseq r3, pc, sl, lsl #6 │ │ │ │ + eorseq r1, r2, ip, lsl #22 │ │ │ │ + @ instruction: 0x001cbed0 │ │ │ │ + eoreq ip, sl, ip, asr pc │ │ │ │ + @ instruction: 0x001cbed8 │ │ │ │ andeq r2, r0, pc, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febdd4ac <__read_chk@plt+0xfeb780d8> │ │ │ │ + bl febdd43c <__read_chk@plt+0xfeb78068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strcs r0, [r0, #-4080] @ 0xfffff010 │ │ │ │ @ instruction: 0xf7de4604 │ │ │ │ - strtmi lr, [r3], -r0, ror #25 │ │ │ │ + @ instruction: 0x4623ed18 │ │ │ │ stmdavs r4, {r0, r5, r6, r7, sl, fp, ip} │ │ │ │ - blcs 104310 <__read_chk@plt+0x9ef3c> │ │ │ │ + blcs 1042a0 <__read_chk@plt+0x9eecc> │ │ │ │ andseq pc, r2, r4, lsr r8 @ │ │ │ │ andvs pc, r0, r0, lsl r4 @ │ │ │ │ addsmi sp, r9, #10 │ │ │ │ strcc sp, [r1, #-502] @ 0xfffffe0a │ │ │ │ andle r2, r6, r3, lsl #26 │ │ │ │ @ instruction: 0xf814460c │ │ │ │ - blcs b94ee4 <__read_chk@plt+0xb2fb10> │ │ │ │ + blcs b94e74 <__read_chk@plt+0xb2faa0> │ │ │ │ andcs sp, r0, r9, ror #1 │ │ │ │ andcs fp, r1, r8, lsr sp │ │ │ │ svclt 0x0000bd38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febdd4f4 <__read_chk@plt+0xfeb78120> │ │ │ │ + bl febdd484 <__read_chk@plt+0xfeb780b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ sbclt r0, lr, r0, asr #29 │ │ │ │ svclt 0x000c2900 │ │ │ │ strtcs r2, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ ldrsbt pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ svclt 0x000c2a00 │ │ │ │ eorcs r2, sl, #32, 4 │ │ │ │ @@ -33752,34 +33724,34 @@ │ │ │ │ movwcc lr, #10701 @ 0x29cd │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf85e4619 │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ @ instruction: 0xf04fc134 │ │ │ │ @ instruction: 0xf7de0c00 │ │ │ │ - strtmi lr, [r0], -r0, asr #27 │ │ │ │ + @ instruction: 0x4620edf8 │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf17c3133 │ │ │ │ - bmi 386228 <__read_chk@plt+0x320e54> │ │ │ │ + bmi 386058 <__read_chk@plt+0x320c84> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, lr, r1, lsl #2 │ │ │ │ @ instruction: 0xf7debd10 │ │ │ │ - svclt 0x0000eb20 │ │ │ │ - eorseq r8, r9, r2, ror r5 │ │ │ │ - andseq fp, ip, lr, lsl #30 │ │ │ │ - eorseq r5, r2, ip, lsl r6 │ │ │ │ + svclt 0x0000eb58 │ │ │ │ + eorseq r8, r9, r2, ror #11 │ │ │ │ + andseq fp, ip, r2, lsr #28 │ │ │ │ + eorseq r5, r2, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r9, lr, lsl r5 │ │ │ │ + eorseq r8, r9, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febdd59c <__read_chk@plt+0xfeb781c8> │ │ │ │ + bl febdd52c <__read_chk@plt+0xfeb78158> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 6ca364 <__read_chk@plt+0x664f90> │ │ │ │ + blmi 6ca2f4 <__read_chk@plt+0x664f20> │ │ │ │ stmdbcs r0, {r0, r2, r9, sl, lr} │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ subsne lr, r0, pc, asr #20 │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ @ instruction: 0xbd38b900 │ │ │ │ strmi r6, [ip], -r8, lsl #16 │ │ │ │ @@ -33794,42 +33766,42 @@ │ │ │ │ subpl pc, r0, r5, lsl #10 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andspl pc, r9, #0, 10 │ │ │ │ addsmi r3, r4, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf500d0ed │ │ │ │ addsmi r5, r4, #-1610612735 @ 0xa0000001 │ │ │ │ ldrmi sp, [r0], -r9, ror #1 │ │ │ │ - bne 8924b0 <__read_chk@plt+0x82d0dc> │ │ │ │ + bne 892440 <__read_chk@plt+0x82d06c> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xbd380940 │ │ │ │ - eorseq r6, pc, ip, lsr sp @ │ │ │ │ - @ instruction: 0x001ed8de │ │ │ │ - andseq sp, lr, lr, ror #17 │ │ │ │ + eorseq r6, pc, ip, lsr #27 │ │ │ │ + @ instruction: 0x001ed7f2 │ │ │ │ + andseq sp, lr, r2, lsl #16 │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ ldclpl 5, cr15, [r3], {2} │ │ │ │ ldceq 1, cr15, [r8], {12} │ │ │ │ andsle r4, r0, r1, ror #10 │ │ │ │ ldclpl 5, cr15, [r5], {2} │ │ │ │ stceq 1, cr15, [r4], {12} │ │ │ │ andle r4, sl, r1, ror #10 │ │ │ │ sbcspl pc, r6, #8388608 @ 0x800000 │ │ │ │ addsmi r3, r1, #16, 4 │ │ │ │ - blmi 1fa454 <__read_chk@plt+0x195080> │ │ │ │ + blmi 1fa3e4 <__read_chk@plt+0x195010> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs fp, r0, fp, lsl r1 │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ @ instruction: 0xf7fe4770 │ │ │ │ svclt 0x0000bd51 │ │ │ │ - eorseq r6, pc, r4, lsr #25 │ │ │ │ + eorseq r6, pc, r4, lsl sp @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bpl 10c386c <__read_chk@plt+0x105e498> │ │ │ │ + bpl 10c37fc <__read_chk@plt+0x105e428> │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ @ instruction: 0xf8dab1e4 │ │ │ │ ldrbtmi r4, [fp], #1492 @ 0x5d4 │ │ │ │ stmdavs r3!, {r0, ip, pc} │ │ │ │ subsle r2, r8, r0, lsl #22 │ │ │ │ strcs r4, [r0, -sp, lsl #12] │ │ │ │ @ instruction: 0xf8dae00a │ │ │ │ @@ -33852,345 +33824,345 @@ │ │ │ │ svcne 0x001eb17b │ │ │ │ stmdbeq r4, {r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ svceq 0x0004f859 │ │ │ │ svcgt 0x0004f856 │ │ │ │ cmnlt r8, #101711872 @ 0x6100000 │ │ │ │ svceq 0x0000f1bc │ │ │ │ @ instruction: 0xf7ded003 │ │ │ │ - stmdacs r0, {r3, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x3701d0f2 │ │ │ │ @ instruction: 0xf8d8d029 │ │ │ │ - blcs 924f4 <__read_chk@plt+0x2d120> │ │ │ │ + blcs 92484 <__read_chk@plt+0x2d0b0> │ │ │ │ strbmi sp, [r0], -lr, rrx │ │ │ │ stc2l 0, cr15, [r4, #988]! @ 0x3dc │ │ │ │ movwls r6, #10283 @ 0x282b │ │ │ │ cmnle r7, r0, lsl #22 │ │ │ │ ldrbcc pc, [r4, #2266] @ 0x8da @ │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ mlasle r7, ip, r2, r4 │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf0c34620 │ │ │ │ strtmi pc, [r1], -r1, ror #25 │ │ │ │ andcs r9, r1, #65536 @ 0x10000 │ │ │ │ @ instruction: 0xf0093504 │ │ │ │ @ instruction: 0xf854fbe9 │ │ │ │ - blcs 961dc <__read_chk@plt+0x30e08> │ │ │ │ + blcs 9616c <__read_chk@plt+0x30d98> │ │ │ │ svccs 0x0000d1b6 │ │ │ │ andlt sp, r5, r7, ror r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ svceq 0x0000f1bc │ │ │ │ svccs 0x0000d1d5 │ │ │ │ @ instruction: 0x2700d1d5 │ │ │ │ strtmi lr, [r6], -r5, lsr #15 │ │ │ │ @ instruction: 0xf8d5bb2b │ │ │ │ @ instruction: 0xf8568000 │ │ │ │ @ instruction: 0xf1b81f14 │ │ │ │ eorle r0, r5, r0, lsl #30 │ │ │ │ @ instruction: 0x4640b119 │ │ │ │ - ldcl 7, cr15, [sl, #-888] @ 0xfffffc88 │ │ │ │ + ldc 7, cr15, [r2, #888] @ 0x378 │ │ │ │ ldmdavs r3!, {r4, r6, r8, ip, sp, pc} │ │ │ │ cmnlt fp, r1, lsl #14 │ │ │ │ @ instruction: 0xf1634630 │ │ │ │ - @ instruction: 0xf8d5fb65 │ │ │ │ + @ instruction: 0xf8d5fb0d │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ tstle r7, r0, lsl #30 │ │ │ │ bicle r2, r3, r0, lsl #30 │ │ │ │ str r2, [r8, r0, lsl #14] │ │ │ │ @ instruction: 0xf0c34620 │ │ │ │ strb pc, [r8, r7, asr #19] @ │ │ │ │ @ instruction: 0xf17c4640 │ │ │ │ - mlasvs r0, fp, lr, pc @ │ │ │ │ + eorsvs pc, r0, r3, asr #28 │ │ │ │ rscsle r2, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf8d5e7b6 │ │ │ │ @ instruction: 0xf8568000 │ │ │ │ @ instruction: 0xf1b81f1c │ │ │ │ bicsle r0, r9, r0, lsl #30 │ │ │ │ rscle r2, r7, r0, lsl #18 │ │ │ │ smladxcc r1, r3, r8, r6 │ │ │ │ bicsle r2, fp, r0, lsl #22 │ │ │ │ rscle r2, r3, r0, lsl #30 │ │ │ │ stmdavs sl!, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svccc 0x001cf858 │ │ │ │ - bcs aadc8 <__read_chk@plt+0x459f4> │ │ │ │ - blcs babcc <__read_chk@plt+0x557f8> │ │ │ │ + bcs aad58 <__read_chk@plt+0x45984> │ │ │ │ + blcs bab5c <__read_chk@plt+0x55788> │ │ │ │ svccs 0x0000d142 │ │ │ │ @ instruction: 0xf8d8d0bb │ │ │ │ - blcs 925d0 <__read_chk@plt+0x2d1fc> │ │ │ │ + blcs 92560 <__read_chk@plt+0x2d18c> │ │ │ │ @ instruction: 0xe797d191 │ │ │ │ ldmdavs r3!, {r1, r9, sl, fp, ip, pc} │ │ │ │ andcs fp, r0, #738197506 @ 0x2c000002 │ │ │ │ svccc 0x0004f856 │ │ │ │ - blcs 92de8 <__read_chk@plt+0x2da14> │ │ │ │ + blcs 92d78 <__read_chk@plt+0x2d9a4> │ │ │ │ movwls sp, #12794 @ 0x31fa │ │ │ │ ldcne 0, cr0, [r8, #-588] @ 0xfffffdb4 │ │ │ │ @ instruction: 0xf1639302 │ │ │ │ - blls 185860 <__read_chk@plt+0x12048c> │ │ │ │ + blls 185690 <__read_chk@plt+0x1202bc> │ │ │ │ @ instruction: 0xf8c84606 │ │ │ │ ldrmi r0, [r9], r0 │ │ │ │ @ instruction: 0xf8516829 │ │ │ │ @ instruction: 0xf17c0009 │ │ │ │ - blls 145f84 <__read_chk@plt+0xe0bb0> │ │ │ │ + blls 145db4 <__read_chk@plt+0xe09e0> │ │ │ │ andeq pc, r9, r6, asr #16 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ mvnsle r4, fp, asr #10 │ │ │ │ ldrtmi r4, [r2], #-1562 @ 0xfffff9e6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stmdals r1, {r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf98af0c7 │ │ │ │ - @ instruction: 0xffbaf161 │ │ │ │ + @ instruction: 0xff62f161 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ strdcs r8, [r4], -r0 │ │ │ │ - ldc2l 1, cr15, [r2], #-396 @ 0xfffffe74 │ │ │ │ + ldc2 1, cr15, [sl], {99} @ 0x63 │ │ │ │ @ instruction: 0xf8c84602 │ │ │ │ strb r0, [r7, r0]! │ │ │ │ @ instruction: 0xf43f3701 │ │ │ │ @ instruction: 0xe7baaf78 │ │ │ │ - eorseq r8, r9, lr, lsl #8 │ │ │ │ + eorseq r8, r9, lr, ror r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r7, lsl #12 │ │ │ │ stmdbpl r0, {r0, r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ rsbsvc pc, r1, pc, asr #8 │ │ │ │ - mrrc2 1, 6, pc, r6, cr3 @ │ │ │ │ + blx 42b9a │ │ │ │ rsbsvc pc, r1, #1325400064 @ 0x4f000000 │ │ │ │ strmi r2, [r6], -r0, lsl #2 │ │ │ │ - mrc 7, 6, APSR_nzcv, cr8, cr13, {6} │ │ │ │ + svc 0x0010f7dd │ │ │ │ ldrbmi pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ ldrsbthi pc, [r8], #143 @ 0x8f @ │ │ │ │ ldrbtmi r6, [r8], #2083 @ 0x823 │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ ldrtmi r9, [r5], -r0, lsl #14 │ │ │ │ and r4, sl, r7, lsr r6 │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ mulle sl, ip, r2 │ │ │ │ svccc 0x002cf854 │ │ │ │ - blcs 93ac4 <__read_chk@plt+0x2e6f0> │ │ │ │ + blcs 93a54 <__read_chk@plt+0x2e680> │ │ │ │ stmdals r0, {r0, r3, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi d3aa7c <__read_chk@plt+0xcd56a8> │ │ │ │ + blmi d3aa0c <__read_chk@plt+0xcd5638> │ │ │ │ @ instruction: 0xf8587922 │ │ │ │ ldreq r3, [r2], r3 │ │ │ │ strble r6, [r1, #-2075] @ 0xfffff7e5 │ │ │ │ cmple r7, r0, lsl #22 │ │ │ │ @ instruction: 0xa014f8d4 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf8dad0e6 │ │ │ │ cdpcs 0, 0, cr6, cr0, cr0, {0} │ │ │ │ ldrbmi sp, [r2], -r8, asr #32 │ │ │ │ @ instruction: 0xf8522300 │ │ │ │ movwcc r6, #7940 @ 0x1f04 │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ movwls r0, #4251 @ 0x109b │ │ │ │ - bleq 1c2b08 <__read_chk@plt+0x15d734> │ │ │ │ + bleq 1c2a98 <__read_chk@plt+0x15d6c4> │ │ │ │ @ instruction: 0xf1634658 │ │ │ │ - @ instruction: 0x465afc13 │ │ │ │ + @ instruction: 0x465afbbb │ │ │ │ eorvs r4, r8, r1, lsr r6 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr6, cr13, {6} │ │ │ │ + mcr 7, 6, pc, cr14, cr13, {6} @ │ │ │ │ @ instruction: 0xf1aa9b01 │ │ │ │ stmib sp, {r2, r9, sl}^ │ │ │ │ @ instruction: 0xf1a34702 │ │ │ │ ldrbmi r0, [r3], #2820 @ 0xb04 │ │ │ │ - beq 1c2e48 <__read_chk@plt+0x15da74> │ │ │ │ - bl 3207e0 <__read_chk@plt+0x2bb40c> │ │ │ │ + beq 1c2dd8 <__read_chk@plt+0x15da04> │ │ │ │ + bl 320770 <__read_chk@plt+0x2bb39c> │ │ │ │ @ instruction: 0xf8560406 │ │ │ │ @ instruction: 0xf17c0f04 │ │ │ │ - ldrbmi pc, [lr, #-3531] @ 0xfffff235 @ │ │ │ │ + ldrbmi pc, [lr, #-3443] @ 0xfffff28d @ │ │ │ │ mvnsle r5, r8, lsr r1 │ │ │ │ @ instruction: 0x4702e9dd │ │ │ │ stmdavs fp!, {r9, sp} │ │ │ │ stmdbls r1, {r2, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf854505a │ │ │ │ - blcs 963f8 <__read_chk@plt+0x31024> │ │ │ │ + blcs 96388 <__read_chk@plt+0x30fb4> │ │ │ │ @ instruction: 0x463ed1b5 │ │ │ │ andlt r4, r5, r0, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmdbvs r0!, {r0, r1, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ adcle r2, r7, r0, lsl #16 │ │ │ │ - ldc2 1, cr15, [r2, #496]! @ 0x1f0 │ │ │ │ + ldc2l 1, cr15, [sl, #-496] @ 0xfffffe10 │ │ │ │ str r6, [r3, r8, lsr #32]! │ │ │ │ @ instruction: 0xa01cf8d4 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xe7b6d09e │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xe7f1d09a │ │ │ │ @ instruction: 0xf1632004 │ │ │ │ - @ instruction: 0x9601fbd5 │ │ │ │ + @ instruction: 0x9601fb7d │ │ │ │ andvs r6, r6, r8, lsr #32 │ │ │ │ svclt 0x0000e7d8 │ │ │ │ - ldrshteq r8, [r9], -r2 │ │ │ │ + eorseq r8, r9, r2, ror #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ stmmi sl, {r2, r9, sl, lr} │ │ │ │ addslt r4, r0, sl, lsl #21 │ │ │ │ @ instruction: 0xf5044478 │ │ │ │ movwcs r5, #2112 @ 0x840 │ │ │ │ svcmi 0x0088460d │ │ │ │ - ldrbtmi r5, [pc], #-2178 @ 867b8 <__read_chk@plt+0x213e4> │ │ │ │ + ldrbtmi r5, [pc], #-2178 @ 86748 <__read_chk@plt+0x21374> │ │ │ │ andls r6, pc, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ movwls r6, #28707 @ 0x7023 │ │ │ │ @ instruction: 0xf0f89308 │ │ │ │ @ instruction: 0xf898fee7 │ │ │ │ smmlsreq fp, r5, r0, r3 │ │ │ │ adcshi pc, sl, r0, lsl #2 │ │ │ │ smlalsvs pc, r6, r8, r8 @ │ │ │ │ streq pc, [r2], -r6 │ │ │ │ - blmi 2035474 <__read_chk@plt+0x1fd00a0> │ │ │ │ + blmi 2035404 <__read_chk@plt+0x1fd0030> │ │ │ │ ldrshtvs r5, [sp], -pc │ │ │ │ cmple r4, r0, lsl #28 │ │ │ │ adcscc pc, r8, #216, 16 @ 0xd80000 │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf0067e1e │ │ │ │ @ instruction: 0xf0160801 │ │ │ │ @ instruction: 0xf0400604 │ │ │ │ - bge 2a6b34 <__read_chk@plt+0x241760> │ │ │ │ + bge 2a6ac4 <__read_chk@plt+0x2416f0> │ │ │ │ strtmi sl, [r0], -r7, lsl #18 │ │ │ │ @ instruction: 0xff24f7fe │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmib sp, {r0, r1, r2, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl, sp, lr}^ │ │ │ │ strls r0, [sp], -r9, lsl #12 │ │ │ │ eorshi pc, r8, sp, asr #17 │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stccs 14, cr9, [r0, #-32] @ 0xffffffe0 │ │ │ │ add sp, r7, r8, lsr r0 │ │ │ │ - bmi 1b595dc <__read_chk@plt+0x1af4208> │ │ │ │ + bmi 1b5956c <__read_chk@plt+0x1af4198> │ │ │ │ ldmpl pc!, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ eorsvs r3, fp, r4, asr #5 │ │ │ │ cmnle r7, r0, lsl #28 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs e6b04 <__read_chk@plt+0x81730> │ │ │ │ + blcs e6a94 <__read_chk@plt+0x816c0> │ │ │ │ @ instruction: 0xf10dd05f │ │ │ │ - bge 2888f0 <__read_chk@plt+0x22351c> │ │ │ │ + bge 288880 <__read_chk@plt+0x2234ac> │ │ │ │ strtmi sl, [r0], -r7, lsl #18 │ │ │ │ mrc2 7, 7, pc, cr12, cr14, {7} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ movwcs pc, #7935 @ 0x1eff @ │ │ │ │ streq lr, [r9], -sp, asr #19 │ │ │ │ strvs lr, [r1], -r8, asr #19 │ │ │ │ andvs pc, ip, r8, asr #17 │ │ │ │ movwls r9, #60936 @ 0xee08 │ │ │ │ - bge 2be9fc <__read_chk@plt+0x259628> │ │ │ │ + bge 2be98c <__read_chk@plt+0x2595b8> │ │ │ │ strtmi sl, [r0], -r7, lsl #18 │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ mcr2 7, 7, pc, cr8, cr14, {7} @ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ cdpls 14, 0, cr15, cr8, cr11, {7} │ │ │ │ streq lr, [r9, #-2509] @ 0xfffff633 │ │ │ │ stmib r8, {r0, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8c85501 │ │ │ │ movwls r5, #57356 @ 0xe00c │ │ │ │ andcs r4, r5, #1327104 @ 0x144000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb r4, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbmi pc, {r0, r2, r9, sl, lr}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7de4479 │ │ │ │ - @ instruction: 0x462be8fe │ │ │ │ + @ instruction: 0x462be936 │ │ │ │ ldrtmi r9, [r2], -r0 │ │ │ │ strcs r4, [r0, #-1601] @ 0xfffff9bf │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0075501 │ │ │ │ stmdacs r1, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdacs sl, {r0, r1, r2, r6, ip, lr, pc} │ │ │ │ cmplt r8, r0, asr #32 │ │ │ │ andcs r4, r5, #1130496 @ 0x114000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stmia r8!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r0!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -sl, lsl #4 │ │ │ │ andcs r2, r4, r7, lsl #2 │ │ │ │ @ instruction: 0xffcaf07c │ │ │ │ strtmi sl, [r0], -r9, lsl #18 │ │ │ │ - blx ff2448ea <__read_chk@plt+0xff1df516> │ │ │ │ - blmi e591ec <__read_chk@plt+0xdf3e18> │ │ │ │ + blx ff24487a <__read_chk@plt+0xff1df4a6> │ │ │ │ + blmi e5917c <__read_chk@plt+0xdf3da8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 460964 <__read_chk@plt+0x3fb590> │ │ │ │ + blls 4608f4 <__read_chk@plt+0x3fb520> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 125) │ │ │ │ pop {r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d881f0 │ │ │ │ - bllt 1553400 <__read_chk@plt+0x14ee02c> │ │ │ │ + bllt 1553390 <__read_chk@plt+0x14edfbc> │ │ │ │ stmdbge r7, {r3, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf10d4620 │ │ │ │ @ instruction: 0xf7fe0828 │ │ │ │ @ instruction: 0x4620fe99 │ │ │ │ mrc2 7, 4, pc, cr12, cr15, {7} │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ cdpls 3, 0, cr0, cr8, cr9, {0} │ │ │ │ movwcc lr, #6600 @ 0x19c8 │ │ │ │ andcc pc, ip, r8, asr #17 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ andcs r4, r5, #737280 @ 0xb4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r4!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia ip!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ str r4, [lr, r5, lsl #12]! │ │ │ │ @ instruction: 0xf00d4620 │ │ │ │ strb pc, [r1, -fp, lsr #21] @ │ │ │ │ strtmi r9, [r0], -r9, lsl #18 │ │ │ │ stc2 7, cr15, [r0, #1020] @ 0x3fc │ │ │ │ ldmdavs r9!, {r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ @ instruction: 0xf874f0c5 │ │ │ │ cdpvc 7, 1, cr14, cr9, cr0, {6} │ │ │ │ @ instruction: 0x0604f011 │ │ │ │ @ instruction: 0xf10dd114 │ │ │ │ - bge 288a14 <__read_chk@plt+0x223640> │ │ │ │ + bge 2889a4 <__read_chk@plt+0x2235d0> │ │ │ │ streq pc, [r1, #-1] │ │ │ │ stmdbge r7, {r5, r9, sl, lr} │ │ │ │ mcr2 7, 3, pc, cr8, cr14, {7} @ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmib sp, {r0, r1, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmib r8, {r0, r3, r9, sl}^ │ │ │ │ @ instruction: 0xf8c86601 │ │ │ │ cdpls 0, 0, cr6, cr8, cr12, {0} │ │ │ │ strb r9, [pc, lr, lsl #10] │ │ │ │ @ instruction: 0xf0c64618 │ │ │ │ @ instruction: 0xe7a7f919 │ │ │ │ - stmda ip, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r4, {r1, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcscc pc, r8, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bge 2b2634 <__read_chk@plt+0x24d260> │ │ │ │ + bge 2b25c4 <__read_chk@plt+0x24d1f0> │ │ │ │ strtmi sl, [r0], -r7, lsl #18 │ │ │ │ @ instruction: 0xf7fe9305 │ │ │ │ strtmi pc, [r0], -fp, asr #28 │ │ │ │ mcr2 7, 2, pc, cr14, cr15, {7} @ │ │ │ │ @ instruction: 0xf10d9b05 │ │ │ │ stmib sp, {r3, r5, fp}^ │ │ │ │ str r0, [lr, r9, lsl #6]! │ │ │ │ - ldrsbteq r8, [r9], -ip │ │ │ │ + eorseq r8, r9, ip, asr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r9, lr, asr #1 │ │ │ │ + eorseq r8, r9, lr, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001cb9be │ │ │ │ - eorseq r2, r0, r8, lsr #23 │ │ │ │ - mulseq ip, r2, r9 │ │ │ │ - mlaseq r9, r0, pc, r7 @ │ │ │ │ - andseq fp, ip, r6, lsl #18 │ │ │ │ + @ instruction: 0x001cb8d2 │ │ │ │ + ldrhteq r2, [r0], -ip │ │ │ │ + andseq fp, ip, r6, lsr #17 │ │ │ │ + eorseq r8, r9, r0 │ │ │ │ + andseq fp, ip, sl, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febddbfc <__read_chk@plt+0xfeb78828> │ │ │ │ + bl febddb8c <__read_chk@plt+0xfeb787b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi aca9c4 <__read_chk@plt+0xa655f0> │ │ │ │ + blmi aca954 <__read_chk@plt+0xa65580> │ │ │ │ ldrbtmi r2, [fp], #-2304 @ 0xfffff700 │ │ │ │ - blx fed60a78 <__read_chk@plt+0xfecfb6a4> │ │ │ │ - b 148381c <__read_chk@plt+0x141e448> │ │ │ │ + blx fed60a08 <__read_chk@plt+0xfecfb634> │ │ │ │ + b 14837ac <__read_chk@plt+0x141e3d8> │ │ │ │ svclt 0x00081353 │ │ │ │ stmdblt fp, {r8, r9, sp} │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ stmdavs r8, {r0, r2, r9, sl, lr} │ │ │ │ stmdacs r0, {r2, r3, r9, sl, lr} │ │ │ │ stmdbmi r1!, {r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf1444479 │ │ │ │ @@ -34206,55 +34178,55 @@ │ │ │ │ addsmi r3, r4, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf503d0e0 │ │ │ │ addsmi r5, r4, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xf503d0dc │ │ │ │ andcc r5, ip, #805306383 @ 0x3000000f │ │ │ │ smullsle r4, r7, r4, r2 │ │ │ │ mvnspl pc, #12582912 @ 0xc00000 │ │ │ │ - bne ff8936d0 <__read_chk@plt+0xff82e2fc> │ │ │ │ + bne ff893660 <__read_chk@plt+0xff82e28c> │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ stmdbmi lr, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0xf9eaf144 │ │ │ │ ldrbcc pc, [r4, #2261] @ 0x8d5 @ │ │ │ │ bicsle r2, r5, r0, lsl #16 │ │ │ │ andspl pc, r9, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r4, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf503d0d0 │ │ │ │ addsmi r5, r4, #-1610612735 @ 0xa0000001 │ │ │ │ eorcc sp, ip, #204 @ 0xcc │ │ │ │ @ instruction: 0xd1b94294 │ │ │ │ svclt 0x0000e7c8 │ │ │ │ - ldrsbteq r6, [pc], -lr │ │ │ │ - andseq sp, lr, ip, ror r2 │ │ │ │ - andseq sp, lr, r6, asr #4 │ │ │ │ + eorseq r6, pc, lr, asr #14 │ │ │ │ + mulseq lr, r0, r1 │ │ │ │ + andseq sp, lr, sl, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febddcbc <__read_chk@plt+0xfeb788e8> │ │ │ │ + bl febddc4c <__read_chk@plt+0xfeb78878> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 90aa84 <__read_chk@plt+0x8a56b0> │ │ │ │ + blmi 90aa14 <__read_chk@plt+0x8a5640> │ │ │ │ ldrbtmi r2, [fp], #-2304 @ 0xfffff700 │ │ │ │ - blx fed60b38 <__read_chk@plt+0xfecfb764> │ │ │ │ - b 14838dc <__read_chk@plt+0x141e508> │ │ │ │ + blx fed60ac8 <__read_chk@plt+0xfecfb6f4> │ │ │ │ + b 148386c <__read_chk@plt+0x141e498> │ │ │ │ svclt 0x00081353 │ │ │ │ stmdblt fp, {r8, r9, sp} │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ stmdavs r8, {r0, r2, r9, sl, lr} │ │ │ │ stmdacs r0, {r2, r3, r9, sl, lr} │ │ │ │ ldmdbmi sl, {r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf1444479 │ │ │ │ lsrlt pc, r5 @ @ │ │ │ │ andcs r4, r6, #24, 18 @ 0x60000 │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ - blx fed4305a <__read_chk@plt+0xfecddc86> │ │ │ │ + blx fed42fea <__read_chk@plt+0xfecddc16> │ │ │ │ @ instruction: 0xf505b158 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0x332c531a │ │ │ │ - blx fec8d690 <__read_chk@plt+0xfec282bc> │ │ │ │ + blx fec8d620 <__read_chk@plt+0xfec2824c> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ andcs fp, r1, r8, lsr sp │ │ │ │ stmdbmi pc, {r3, r4, r5, r8, sl, fp, ip, sp, pc} @ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0xf99af144 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ movtpl pc, #1285 @ 0x505 @ │ │ │ │ @@ -34262,18 +34234,18 @@ │ │ │ │ andspl pc, r9, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r4, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf503d0da │ │ │ │ addsmi r5, r4, #-1610612735 @ 0xa0000001 │ │ │ │ @ instruction: 0x4613d0d6 │ │ │ │ addsmi r3, ip, #44, 6 @ 0xb0000000 │ │ │ │ ldrb sp, [r1, r6, asr #3] │ │ │ │ - eorseq r6, pc, lr, lsl r6 @ │ │ │ │ - @ instruction: 0x001ed1bc │ │ │ │ - andseq fp, ip, r2, lsl r6 │ │ │ │ - andseq sp, lr, r6, lsr #3 │ │ │ │ + eorseq r6, pc, lr, lsl #13 │ │ │ │ + ldrsbeq sp, [lr], -r0 │ │ │ │ + andseq fp, ip, r6, lsr #10 │ │ │ │ + ldrheq sp, [lr], -sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0010f8cc │ │ │ │ @ instruction: 0x4692b0b3 │ │ │ │ ubfxcs pc, pc, #17, #9 │ │ │ │ @ instruction: 0xf8df461f │ │ │ │ @@ -34287,88 +34259,88 @@ │ │ │ │ teqls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mrcls 6, 1, r9, cr13, cr2, {0} │ │ │ │ @ instruction: 0x96154479 │ │ │ │ cdpls 4, 3, cr2, cr14, cr0, {0} │ │ │ │ ldmib sp, {r0, r2, r3, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7dd8641 │ │ │ │ - andls lr, sl, lr, ror pc │ │ │ │ + @ instruction: 0x900aefb6 │ │ │ │ @ instruction: 0xfff8f0ac │ │ │ │ @ instruction: 0xf0ad4681 │ │ │ │ mulls ip, r5, r9 │ │ │ │ @ instruction: 0xf0074628 │ │ │ │ stmdavs fp!, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdbls pc!, {r0, r2, r8, r9, sl, ip, pc} @ │ │ │ │ - blls 21f74c <__read_chk@plt+0x1ba378> │ │ │ │ + blls 21f6dc <__read_chk@plt+0x1ba308> │ │ │ │ andlt r6, r9, #3080192 @ 0x2f0000 │ │ │ │ @ instruction: 0x2794f8df │ │ │ │ @ instruction: 0x0794f8df │ │ │ │ strcc lr, [r7], #-2503 @ 0xfffff639 │ │ │ │ - bvs fef57dcc <__read_chk@plt+0xfeef29f8> │ │ │ │ + bvs fef57d5c <__read_chk@plt+0xfeef2988> │ │ │ │ @ instruction: 0x61ba4478 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r8, fp, #1073741854 @ 0x4000001e │ │ │ │ andls r6, r9, #124, 2 │ │ │ │ @ instruction: 0xf17c9104 │ │ │ │ - rsbsvs pc, r8, r5, ror #22 │ │ │ │ + rsbsvs pc, r8, sp, lsl #22 │ │ │ │ @ instruction: 0xf0074628 │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r9, [r1], -r5, lsl #30 │ │ │ │ andsge pc, r0, r0, asr #17 │ │ │ │ stmdals r0, {r0, r1, r2, r3, r4, r6, r7, r9, sp, lr}^ │ │ │ │ - blls 220cd0 <__read_chk@plt+0x1bb8fc> │ │ │ │ + blls 220c60 <__read_chk@plt+0x1bb88c> │ │ │ │ andls r0, r7, r0, lsl #8 │ │ │ │ strcc lr, [r7], #-2503 @ 0xfffff639 │ │ │ │ - blls 198580 <__read_chk@plt+0x1331ac> │ │ │ │ - blls 267210 <__read_chk@plt+0x201e3c> │ │ │ │ - bvs fef5f214 <__read_chk@plt+0xfeef9e40> │ │ │ │ + blls 198510 <__read_chk@plt+0x13313c> │ │ │ │ + blls 2671a0 <__read_chk@plt+0x201dcc> │ │ │ │ + bvs fef5f1a4 <__read_chk@plt+0xfeef9dd0> │ │ │ │ vst1.8 {d25-d26}, [r3], r9 │ │ │ │ @ instruction: 0x61ba5300 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7fe62bb │ │ │ │ strmi pc, [r1, #2805]! @ 0xaf5 │ │ │ │ vqadd.u8 q11, q0, q12 │ │ │ │ - blls 1067940 <__read_chk@plt+0x100256c> │ │ │ │ + blls 10678d0 <__read_chk@plt+0x10024fc> │ │ │ │ @ instruction: 0xf8cd2701 │ │ │ │ strbmi sl, [sl], ip, lsr #32 │ │ │ │ strls r3, [r8, -lr, lsl #6] │ │ │ │ subslt pc, r0, sp, asr #17 │ │ │ │ movwls fp, #57883 @ 0xe21b │ │ │ │ @ instruction: 0x3718f8df │ │ │ │ tstls r3, #2063597568 @ 0x7b000000 │ │ │ │ movweq lr, #19384 @ 0x4bb8 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - blne d6b8ac <__read_chk@plt+0xd064d8> │ │ │ │ + blne d6b83c <__read_chk@plt+0xd06468> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ and r9, ip, r1, lsl r3 │ │ │ │ @ instruction: 0xf8d54649 │ │ │ │ ldrbmi r9, [r8], -r0 │ │ │ │ strcc r2, [r1], #-774 @ 0xfffffcfa │ │ │ │ - blx dc4c82 <__read_chk@plt+0xd5f8ae> │ │ │ │ + blx dc4c12 <__read_chk@plt+0xd5f83e> │ │ │ │ @ instruction: 0xf8c945a2 │ │ │ │ @ instruction: 0xf0000004 │ │ │ │ @ instruction: 0x462880bd │ │ │ │ @ instruction: 0xf96cf007 │ │ │ │ tstvs r3, fp, lsl #22 │ │ │ │ - bls 1e0d48 <__read_chk@plt+0x17b974> │ │ │ │ - blls 25f808 <__read_chk@plt+0x1fa434> │ │ │ │ + bls 1e0cd8 <__read_chk@plt+0x17b904> │ │ │ │ + blls 25f798 <__read_chk@plt+0x1fa3c4> │ │ │ │ andeq lr, r4, #274432 @ 0x43000 │ │ │ │ cmpvs sl, fp, lsr #16 │ │ │ │ bicsvs r9, sl, r6, lsl #20 │ │ │ │ andsvs r9, sl, #53248 @ 0xd000 │ │ │ │ subsvs r9, sl, #40960 @ 0xa000 │ │ │ │ orrsvs r9, sl, r9, lsl #20 │ │ │ │ cmphi sl, r4, lsl #20 │ │ │ │ orrshi r9, sl, lr, lsl #20 │ │ │ │ vst1.32 {d22-d23}, [r2 :64], sl │ │ │ │ addsvs r6, sl, #0, 4 │ │ │ │ tstlt sl, ip, lsl #20 │ │ │ │ rscscc pc, pc, #-2147483646 @ 0x80000002 │ │ │ │ suble r4, r7, r2, lsr #5 │ │ │ │ - bls 2ad91c <__read_chk@plt+0x248548> │ │ │ │ + bls 2ad8ac <__read_chk@plt+0x2484d8> │ │ │ │ eorsmi r9, fp, r0, lsl r9 │ │ │ │ cmple r4, sl, lsl #4 │ │ │ │ cmnle r9, r0, lsl #22 │ │ │ │ ldrdlt pc, [ip], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf1b846c1 │ │ │ │ @ instruction: 0xd1290f00 │ │ │ │ mcrcs 6, 0, r4, cr0, cr2, {1} │ │ │ │ @@ -34393,34 +34365,34 @@ │ │ │ │ @ instruction: 0xf8df81f6 │ │ │ │ ldrbtmi fp, [fp], #1592 @ 0x638 │ │ │ │ @ instruction: 0xf0ac4640 │ │ │ │ pkhtbmi pc, r1, r7, asr #27 @ │ │ │ │ @ instruction: 0xf0ac4620 │ │ │ │ strmi pc, [r1], -r3, ror #26 │ │ │ │ @ instruction: 0xf1574648 │ │ │ │ - blx fecc5468 <__read_chk@plt+0xfec60094> │ │ │ │ - b 1485360 <__read_chk@plt+0x141ff8c> │ │ │ │ + blx fecc53f8 <__read_chk@plt+0xfec60024> │ │ │ │ + b 14852f0 <__read_chk@plt+0x141ff1c> │ │ │ │ @ instruction: 0xe7c51959 │ │ │ │ @ instruction: 0x2614f8df │ │ │ │ stmpl sl, {r1, r4, r8, fp, ip, pc} │ │ │ │ ldmdbls r0, {r1, r3, r4, r9, sp, lr} │ │ │ │ - bls 2ad9b8 <__read_chk@plt+0x2485e4> │ │ │ │ + bls 2ad948 <__read_chk@plt+0x248574> │ │ │ │ andmi r4, sl, #59 @ 0x3b │ │ │ │ msrhi CPSR_sx, r0, asr #32 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df81b4 │ │ │ │ ldrbtmi fp, [fp], #1532 @ 0x5fc │ │ │ │ @ instruction: 0xf04fe7ae │ │ │ │ strbmi r0, [r0], -r0, lsl #22 │ │ │ │ @ instruction: 0xf0ac930f │ │ │ │ @ instruction: 0x4681fdb1 │ │ │ │ @ instruction: 0xf0ac4620 │ │ │ │ @ instruction: 0x4601fd3d │ │ │ │ @ instruction: 0xf1574648 │ │ │ │ - blls 48541c <__read_chk@plt+0x420048> │ │ │ │ + blls 4853ac <__read_chk@plt+0x41ffd8> │ │ │ │ cmplt r8, r8 │ │ │ │ @ instruction: 0xd1b12b00 │ │ │ │ svceq 0x0000f1bb │ │ │ │ sbchi pc, r8, r0 │ │ │ │ eorlt pc, r0, sp, asr #17 │ │ │ │ strblt pc, [r4, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xe7bf44fb │ │ │ │ @@ -34447,17 +34419,17 @@ │ │ │ │ stc2l 7, cr15, [lr, #1020]! @ 0x3fc │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ msrhi CPSR_c, r0, asr #32 │ │ │ │ @ instruction: 0x46584651 │ │ │ │ mcr2 7, 2, pc, cr6, cr15, {7} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x462880d0 │ │ │ │ - blpl 10c4260 <__read_chk@plt+0x105ee8c> │ │ │ │ + blpl 10c41f0 <__read_chk@plt+0x105ee1c> │ │ │ │ @ instruction: 0xf89af007 │ │ │ │ - bls 1e0ee8 <__read_chk@plt+0x17bb14> │ │ │ │ + bls 1e0e78 <__read_chk@plt+0x17baa4> │ │ │ │ andsge pc, r0, r0, asr #17 │ │ │ │ ldcls 2, cr6, [r5], {218} @ 0xda │ │ │ │ @ instruction: 0xf8df682b │ │ │ │ @ instruction: 0xf89a1548 │ │ │ │ bicsvs r0, ip, r4 │ │ │ │ @ instruction: 0xf8df9c12 │ │ │ │ stmdapl r1!, {r6, r8, sl, sp}^ │ │ │ │ @@ -34480,15 +34452,15 @@ │ │ │ │ andcs fp, r0, #8, 30 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8da8150 │ │ │ │ orrlt r2, r2, r0, lsr #32 │ │ │ │ cmnlt r2, r2, lsl r8 │ │ │ │ ldrdcs pc, [ip], #-138 @ 0xffffff76 │ │ │ │ ldmdavc r2, {r1, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - blls 11733e0 <__read_chk@plt+0x110e00c> │ │ │ │ + blls 1173370 <__read_chk@plt+0x110df9c> │ │ │ │ @ instruction: 0xf8df2b00 │ │ │ │ ldrbtmi r3, [fp], #-1248 @ 0xfffffb20 │ │ │ │ @ instruction: 0xf8df9302 │ │ │ │ ldrbtmi r3, [fp], #-1244 @ 0xfffffb24 │ │ │ │ @ instruction: 0xf503e052 │ │ │ │ andscc r5, r4, #-1610612723 @ 0xa000000d │ │ │ │ umaalle r4, r4, r2, r5 │ │ │ │ @@ -34501,15 +34473,15 @@ │ │ │ │ @ instruction: 0xf0c64650 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ strtcc pc, [r8], #2271 @ 0x8df │ │ │ │ ldmpl r3, {r1, r4, r9, fp, ip, pc}^ │ │ │ │ addsmi r9, sl, #24576 @ 0x6000 │ │ │ │ @ instruction: 0xf0009b43 │ │ │ │ - blcs a7778 <__read_chk@plt+0x423a4> │ │ │ │ + blcs a7708 <__read_chk@plt+0x42334> │ │ │ │ ldrcc pc, [r8], #2271 @ 0x8df │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrcc pc, [r4], #2271 @ 0x8df │ │ │ │ eor r4, r9, fp, ror r4 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0x465fd018 │ │ │ │ strlt pc, [r8], #2271 @ 0x8df │ │ │ │ @@ -34522,64 +34494,64 @@ │ │ │ │ ldrbtlt pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xe6fd44fb │ │ │ │ ldrbtlt pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r2, #33537 @ 0x8301 │ │ │ │ @ instruction: 0xe6f744fb │ │ │ │ strbtlt pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [fp], #1793 @ 0x701 │ │ │ │ - blls 1180b28 <__read_chk@plt+0x111b754> │ │ │ │ + blls 1180ab8 <__read_chk@plt+0x111b6e4> │ │ │ │ @ instruction: 0xf8df2b00 │ │ │ │ ldrbtmi r3, [fp], #-1120 @ 0xfffffba0 │ │ │ │ @ instruction: 0xf8df9302 │ │ │ │ ldrbtmi r3, [fp], #-1116 @ 0xfffffba4 │ │ │ │ movwls sl, #3607 @ 0xe17 │ │ │ │ msreq SPSR_sc, #79 @ 0x4f │ │ │ │ eorcs fp, r0, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0x46192258 │ │ │ │ ldrtmi r9, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7dd2201 │ │ │ │ - ldrtmi lr, [r0], -r6, lsr #31 │ │ │ │ + @ instruction: 0x4630efde │ │ │ │ stmdavs pc!, {r8, r9, sp} @ │ │ │ │ sbccc pc, r0, sp, lsl #17 │ │ │ │ - @ instruction: 0xf996f17c │ │ │ │ + @ instruction: 0xf93ef17c │ │ │ │ ldrbcc pc, [r4, #2267] @ 0x8db @ │ │ │ │ @ instruction: 0xf5036078 │ │ │ │ movwcc r5, #50163 @ 0xc3f3 │ │ │ │ @ instruction: 0xf000459a │ │ │ │ @ instruction: 0xf8df8110 │ │ │ │ - blmi ffb90030 <__read_chk@plt+0xffb2ac5c> │ │ │ │ + blmi ffb8ffc0 <__read_chk@plt+0xffb2abec> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ce1020 <__read_chk@plt+0xc7bc4c> │ │ │ │ + blls ce0fb0 <__read_chk@plt+0xc7bbdc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorslt r8, r3, sl, asr #3 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bleq 103108 <__read_chk@plt+0x9dd34> │ │ │ │ + bleq 103098 <__read_chk@plt+0x9dcc4> │ │ │ │ @ instruction: 0x4628e6df │ │ │ │ svclt 0x000c2e00 │ │ │ │ @ instruction: 0xf0072700 │ │ │ │ @ instruction: 0xf0060701 │ │ │ │ - blls 1086efc <__read_chk@plt+0x1021b28> │ │ │ │ + blls 1086e8c <__read_chk@plt+0x1021ab8> │ │ │ │ @ instruction: 0xf1039a05 │ │ │ │ stmdavs fp!, {r1, r2, r3, sl, fp} │ │ │ │ andsge pc, r0, r0, asr #17 │ │ │ │ sbcsvs r9, sl, #98304 @ 0x18000 │ │ │ │ ldmmi r7!, {r0, r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ rsbsvc pc, sl, #1124073472 @ 0x43000000 │ │ │ │ @ instruction: 0xf042682b │ │ │ │ stcls 2, cr0, [r8], {1} │ │ │ │ bics pc, r0, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf1b861d9 │ │ │ │ svclt 0x000c0f00 │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ ldmdbls r2, {r0, sl} │ │ │ │ stmdapl r8, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - bls 31f584 <__read_chk@plt+0x2ba1b0> │ │ │ │ - bls 19f988 <__read_chk@plt+0x13a5b4> │ │ │ │ - bvs fe72758c <__read_chk@plt+0xfe6c21b8> │ │ │ │ + bls 31f514 <__read_chk@plt+0x2ba140> │ │ │ │ + bls 19f918 <__read_chk@plt+0x13a544> │ │ │ │ + bvs fe72751c <__read_chk@plt+0xfe6c2148> │ │ │ │ ands pc, r8, r3, asr #17 │ │ │ │ andvs pc, r0, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xf8a36218 │ │ │ │ addsvs ip, sl, #12 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ svccs 0x00008117 │ │ │ │ addhi pc, lr, r0, asr #32 │ │ │ │ @@ -34589,66 +34561,66 @@ │ │ │ │ addshi pc, r1, r0, asr #32 │ │ │ │ strbmi r6, [r1], -ip, lsr #16 │ │ │ │ movwcs r4, #26848 @ 0x68e0 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ rsbvs pc, r0, r7, asr #18 │ │ │ │ strtmi lr, [r8], -r5, ror #13 │ │ │ │ @ instruction: 0xff82f006 │ │ │ │ - bls 1e1118 <__read_chk@plt+0x17bd44> │ │ │ │ + bls 1e10a8 <__read_chk@plt+0x17bcd4> │ │ │ │ andsge pc, r0, r0, asr #17 │ │ │ │ - blls 105fbdc <__read_chk@plt+0xffa808> │ │ │ │ + blls 105fb6c <__read_chk@plt+0xffa798> │ │ │ │ @ instruction: 0xf1039c06 │ │ │ │ stmdavs fp!, {r1, r2, r3} │ │ │ │ - bmi ff6997dc <__read_chk@plt+0xff634408> │ │ │ │ + bmi ff69976c <__read_chk@plt+0xff634398> │ │ │ │ ldcls 1, cr6, [r2], {220} @ 0xdc │ │ │ │ stmdapl r1!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ svclt 0x000c2e00 │ │ │ │ @ instruction: 0xf0072400 │ │ │ │ orrsvs r0, sl, r1, lsl #8 │ │ │ │ subsvs r9, sl, #40960 @ 0xa000 │ │ │ │ cmphi sl, r4, lsl #20 │ │ │ │ andsvs r6, r9, #630784 @ 0x9a000 │ │ │ │ andvs pc, r0, #1107296256 @ 0x42000000 │ │ │ │ - bls 25fb10 <__read_chk@plt+0x1fa73c> │ │ │ │ + bls 25faa0 <__read_chk@plt+0x1fa6cc> │ │ │ │ vst4.32 {d24,d26,d28,d30}, [r2 :64], r8 │ │ │ │ cmpvs sl, sl, ror r2 │ │ │ │ @ instruction: 0xf1b89b08 │ │ │ │ svclt 0x000c0f00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 87cc4 <__read_chk@plt+0x228f0> │ │ │ │ + blcs 87c54 <__read_chk@plt+0x22880> │ │ │ │ rschi pc, r9, r0, asr #32 │ │ │ │ cmple lr, r0, lsl #24 │ │ │ │ @ instruction: 0xf1b84644 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ ldrtmi r8, [r2], -sp, ror #1 │ │ │ │ cmnle r6, r0, lsl #28 │ │ │ │ stmiami r2, {r0, r5, r9, sl, lr}^ │ │ │ │ movwcs r6, #26668 @ 0x682c │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ rsbvs pc, r0, r3, lsl #18 │ │ │ │ @ instruction: 0x4630e69a │ │ │ │ stc2 0, cr15, [r4], {172} @ 0xac │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ - blx fe4c33aa <__read_chk@plt+0xfe45dfd6> │ │ │ │ + blx fe4c333a <__read_chk@plt+0xfe45df66> │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xfff0f156 │ │ │ │ stmdblt r0, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ msrhi CPSR_c, r0, asr #32 │ │ │ │ sbcslt pc, r8, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [fp], #1729 @ 0x6c1 │ │ │ │ @ instruction: 0xf1b8e5ef │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df80dc │ │ │ │ strbmi fp, [r1], ip, asr #5 │ │ │ │ ldrbtmi r2, [fp], #1793 @ 0x701 │ │ │ │ @ instruction: 0xf8dfe5e5 │ │ │ │ ldrbtmi fp, [fp], #708 @ 0x2c4 │ │ │ │ - blls 1180954 <__read_chk@plt+0x111b580> │ │ │ │ - blmi fec51d38 <__read_chk@plt+0xfebec964> │ │ │ │ + blls 11808e4 <__read_chk@plt+0x111b510> │ │ │ │ + blmi fec51cc8 <__read_chk@plt+0xfebec8f4> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-2990 @ 0xfffff452 │ │ │ │ stmdavc r9, {r1, r2, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], #-138 @ 0xffffff76 │ │ │ │ svclt 0x00182900 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavc r2, {r3, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ @@ -34658,90 +34630,90 @@ │ │ │ │ ldrbtmi r4, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf1574621 │ │ │ │ @ instruction: 0xf1b8f87b │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmibmi r3!, {r2, r3, r4, r5, r7, pc} │ │ │ │ ldrtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0xf1574479 │ │ │ │ - blx fecc5344 <__read_chk@plt+0xfec5ff70> │ │ │ │ + blx fecc52d4 <__read_chk@plt+0xfec5ff00> │ │ │ │ ldmdbeq r2, {r7, r9, ip, sp, lr, pc}^ │ │ │ │ ldcmi 7, cr14, [pc], {100} @ 0x64 │ │ │ │ ldrtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0x4621447c │ │ │ │ @ instruction: 0xf866f157 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ sbchi pc, r3, r0, asr #32 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adcshi pc, r6, r0, asr #32 │ │ │ │ ldmibmi r8, {r2, r6, r9, sl, lr} │ │ │ │ ldrtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0xf1574479 │ │ │ │ - blx fecc5310 <__read_chk@plt+0xfec5ff3c> │ │ │ │ + blx fecc52a0 <__read_chk@plt+0xfec5fecc> │ │ │ │ ldmdbeq r2, {r7, r9, ip, sp, lr, pc}^ │ │ │ │ - blls 1180ff4 <__read_chk@plt+0x111bc20> │ │ │ │ - blmi fe551dc0 <__read_chk@plt+0xfe4ec9ec> │ │ │ │ + blls 1180f84 <__read_chk@plt+0x111bbb0> │ │ │ │ + blmi fe551d50 <__read_chk@plt+0xfe4ec97c> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-2962 @ 0xfffff46e │ │ │ │ @ instruction: 0x4628e6d2 │ │ │ │ cdp2 0, 12, cr15, cr14, cr6, {0} │ │ │ │ - bls 1e1280 <__read_chk@plt+0x17beac> │ │ │ │ + bls 1e1210 <__read_chk@plt+0x17be3c> │ │ │ │ andsge pc, r0, r0, asr #17 │ │ │ │ sbcsvs r2, sl, #186 @ 0xba │ │ │ │ @ instruction: 0x9c124b8d │ │ │ │ - bls 3212a0 <__read_chk@plt+0x2bbecc> │ │ │ │ + bls 321230 <__read_chk@plt+0x2bbe5c> │ │ │ │ mvnsvs r5, r3, ror #17 │ │ │ │ stmiapl r3!, {r0, r1, r3, r7, r8, r9, fp, lr}^ │ │ │ │ andcc lr, r8, #3260416 @ 0x31c000 │ │ │ │ cmnhi fp, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2953 @ 0xfffff477 │ │ │ │ @ instruction: 0xf0c161bb │ │ │ │ - blmi 1a47104 <__read_chk@plt+0x19e1d30> │ │ │ │ + blmi 1a47094 <__read_chk@plt+0x19e1cc0> │ │ │ │ @ instruction: 0xf8db6178 │ │ │ │ stmiapl r3!, {r2, r4, r6, r7, r8, sl, sp}^ │ │ │ │ - blcs a1278 <__read_chk@plt+0x3bea4> │ │ │ │ + blcs a1208 <__read_chk@plt+0x3be34> │ │ │ │ @ instruction: 0xf8d2d160 │ │ │ │ ldrsbtcs r4, [sl], r4 │ │ │ │ @ instruction: 0xffc6f0c1 │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0c74620 │ │ │ │ - blmi 20852b0 <__read_chk@plt+0x201fedc> │ │ │ │ + blmi 2085240 <__read_chk@plt+0x201fe6c> │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, fp, lr} │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ msreq SPSR_sc, #79 @ 0x4f │ │ │ │ subscs fp, r8, ip, lsl #30 │ │ │ │ ldrbtmi r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ ldrmi r1, [r9], -r0 │ │ │ │ @ instruction: 0xf7dd4630 │ │ │ │ - stmdavs ip!, {r3, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs ip!, {r7, r9, sl, fp, sp, lr, pc} │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ sbccc pc, r0, sp, lsl #17 │ │ │ │ - @ instruction: 0xf838f17c │ │ │ │ + @ instruction: 0xffe0f17b │ │ │ │ strt r6, [r8], r0, rrx │ │ │ │ - blcs adf68 <__read_chk@plt+0x48b94> │ │ │ │ + blcs adef8 <__read_chk@plt+0x48b24> │ │ │ │ ldrbtmi r4, [fp], #-2930 @ 0xfffff48e │ │ │ │ - blmi 1d2be6c <__read_chk@plt+0x1cc6a98> │ │ │ │ + blmi 1d2bdfc <__read_chk@plt+0x1cc6a28> │ │ │ │ sxtab16 r4, r3, fp, ror #8 │ │ │ │ andcs r4, fp, #28928 @ 0x7100 │ │ │ │ ldrbtmi r4, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf1564621 │ │ │ │ - bllt fe88724c <__read_chk@plt+0xfe821e78> │ │ │ │ + bllt fe8871dc <__read_chk@plt+0xfe821e08> │ │ │ │ strbmi r4, [r0], -lr, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-523 @ 0xfffffdf5 │ │ │ │ @ instruction: 0xffeef156 │ │ │ │ @ instruction: 0xf880fab0 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfe6dc │ │ │ │ ldrbtmi fp, [fp], #424 @ 0x1a8 │ │ │ │ stmdbmi r9!, {r1, r2, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ strbmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0xf1564479 │ │ │ │ ldrdls pc, [r8], -pc @ │ │ │ │ @ instruction: 0xf8cdb108 │ │ │ │ - bllt 11ab32c <__read_chk@plt+0x1145f58> │ │ │ │ + bllt 11ab2bc <__read_chk@plt+0x1145ee8> │ │ │ │ andcs r4, fp, #100, 18 @ 0x190000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xffd4f156 │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ str r0, [r8, -r4, ror #18] │ │ │ │ strls r2, [r8, -r1, lsl #14] │ │ │ │ @ instruction: 0xf8dfe5a4 │ │ │ │ @@ -34761,175 +34733,175 @@ │ │ │ │ mrrcmi 7, 3, lr, r3, cr9 │ │ │ │ ldrtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0x4621447c │ │ │ │ @ instruction: 0xffaaf156 │ │ │ │ stmdblt r8!, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ andcs r4, fp, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf1564640 │ │ │ │ - blx fecc71a8 <__read_chk@plt+0xfec61dd4> │ │ │ │ + blx fecc7138 <__read_chk@plt+0xfec61d64> │ │ │ │ stmdbeq r4!, {r7, sl, ip, sp, lr, pc}^ │ │ │ │ strbmi lr, [pc], -r1, asr #14 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ svcge 0x003cf43f │ │ │ │ andcs r4, fp, #34603008 @ 0x2100000 │ │ │ │ strbmi r4, [pc], -r0, asr #12 │ │ │ │ @ instruction: 0xff94f156 │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ ldr r0, [r2, -r4, ror #18]! │ │ │ │ - blmi 1151f44 <__read_chk@plt+0x10ecb70> │ │ │ │ + blmi 1151ed4 <__read_chk@plt+0x10ecb00> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-2882 @ 0xfffff4be │ │ │ │ @ instruction: 0xf8dfe610 │ │ │ │ ldrbtmi fp, [fp], #264 @ 0x108 │ │ │ │ @ instruction: 0xf7dde4f6 │ │ │ │ - svclt 0x0000eb32 │ │ │ │ - eorseq r7, r9, r6, lsl #26 │ │ │ │ + svclt 0x0000eb6a │ │ │ │ + eorseq r7, r9, r6, ror sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r7, [r9], -r2 │ │ │ │ - andseq fp, ip, r4, lsl #14 │ │ │ │ + eorseq r7, r9, r2, ror #26 │ │ │ │ + andseq fp, ip, r8, lsl r6 │ │ │ │ andeq r1, r0, r9, lsr #14 │ │ │ │ - @ instruction: 0x001cb6dc │ │ │ │ - andseq fp, ip, r0, asr #12 │ │ │ │ - andseq fp, ip, r2, asr r5 │ │ │ │ + @ instruction: 0x001cb5f0 │ │ │ │ + andseq fp, ip, r4, asr r5 │ │ │ │ + andseq fp, ip, r6, ror #8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq fp, ip, lr, lsl #10 │ │ │ │ - @ instruction: 0x001cb4d4 │ │ │ │ - andseq fp, ip, r0, asr #9 │ │ │ │ - mulseq ip, r8, r4 │ │ │ │ + andseq fp, ip, r2, lsr #8 │ │ │ │ + andseq fp, ip, r8, ror #7 │ │ │ │ + @ instruction: 0x001cb3d4 │ │ │ │ + andseq fp, ip, ip, lsr #7 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ @ instruction: 0x000014b1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq fp, ip, r6, asr #8 │ │ │ │ - andseq fp, ip, r6, asr #8 │ │ │ │ + andseq fp, ip, sl, asr r3 │ │ │ │ + andseq fp, ip, sl, asr r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - andseq fp, ip, r4, asr #9 │ │ │ │ - @ instruction: 0x001cb3f4 │ │ │ │ - andseq fp, ip, ip, ror #6 │ │ │ │ - andseq fp, ip, r0, ror #6 │ │ │ │ - andseq fp, ip, r8, asr r3 │ │ │ │ - andseq fp, ip, ip, asr #6 │ │ │ │ - andseq fp, ip, r2, asr #6 │ │ │ │ - @ instruction: 0x001cb3b2 │ │ │ │ - mulseq ip, lr, r3 │ │ │ │ - ldrsbteq r7, [r9], -r4 │ │ │ │ + @ instruction: 0x001cb3d8 │ │ │ │ + andseq fp, ip, r8, lsl #6 │ │ │ │ + andseq fp, ip, r0, lsl #5 │ │ │ │ + andseq fp, ip, r4, ror r2 │ │ │ │ + andseq fp, ip, ip, ror #4 │ │ │ │ + andseq fp, ip, r0, ror #4 │ │ │ │ + andseq fp, ip, r6, asr r2 │ │ │ │ + andseq fp, ip, r6, asr #5 │ │ │ │ + @ instruction: 0x001cb2b2 │ │ │ │ + eorseq r7, r9, r4, asr #18 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ strdeq r1, [r0], -r5 │ │ │ │ - andseq fp, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x001cb1b8 │ │ │ │ andeq r0, r0, ip, asr #14 │ │ │ │ andeq r1, r0, r5, lsl #5 │ │ │ │ - andseq fp, ip, r8, lsl #4 │ │ │ │ - andseq fp, ip, r2, lsl #3 │ │ │ │ - andseq fp, ip, lr, ror #2 │ │ │ │ - andseq fp, ip, lr, ror #2 │ │ │ │ - andseq fp, ip, r8, asr r2 │ │ │ │ - andseq fp, ip, lr, asr #3 │ │ │ │ - andseq fp, ip, lr, lsl #3 │ │ │ │ - andseq fp, ip, r8, ror r1 │ │ │ │ - andseq fp, ip, r0, asr r1 │ │ │ │ - andseq fp, ip, r0, lsr r1 │ │ │ │ - @ instruction: 0x001cb1b0 │ │ │ │ - andseq fp, ip, r6, asr #2 │ │ │ │ + andseq fp, ip, ip, lsl r1 │ │ │ │ + mulseq ip, r6, r0 │ │ │ │ + andseq fp, ip, r2, lsl #1 │ │ │ │ + andseq fp, ip, r2, lsl #1 │ │ │ │ + andseq fp, ip, ip, ror #2 │ │ │ │ + andseq fp, ip, r2, ror #1 │ │ │ │ + andseq fp, ip, r2, lsr #1 │ │ │ │ + andseq fp, ip, ip, lsl #1 │ │ │ │ + andseq fp, ip, r4, rrx │ │ │ │ + andseq fp, ip, r4, asr #32 │ │ │ │ + andseq fp, ip, r4, asr #1 │ │ │ │ + andseq fp, ip, sl, asr r0 │ │ │ │ andeq r0, r0, r8, asr ip │ │ │ │ andeq r0, r0, r8, lsr pc │ │ │ │ andeq r1, r0, r3, lsl r1 │ │ │ │ - andseq fp, ip, ip, asr #3 │ │ │ │ - ldrsbeq fp, [ip], -r6 │ │ │ │ - ldrsheq fp, [ip], -r6 │ │ │ │ - andseq fp, ip, r8, lsr #1 │ │ │ │ - andseq fp, ip, r2, lsl #1 │ │ │ │ - andseq fp, ip, r2, ror r0 │ │ │ │ + andseq fp, ip, r0, ror #1 │ │ │ │ + andseq sl, ip, sl, ror #31 │ │ │ │ andseq fp, ip, sl │ │ │ │ - andseq fp, ip, r0, asr #32 │ │ │ │ - andseq fp, ip, sl, lsr #32 │ │ │ │ - @ instruction: 0x001cafd0 │ │ │ │ - @ instruction: 0x001cafb8 │ │ │ │ - @ instruction: 0x001cafd8 │ │ │ │ - andseq fp, ip, ip, rrx │ │ │ │ - andseq sl, ip, r2, asr #31 │ │ │ │ - andseq sl, ip, r2, asr #30 │ │ │ │ + @ instruction: 0x001cafbc │ │ │ │ + mulseq ip, r6, pc @ │ │ │ │ + andseq sl, ip, r6, lsl #31 │ │ │ │ + andseq sl, ip, lr, lsl pc │ │ │ │ + andseq sl, ip, r4, asr pc │ │ │ │ + andseq sl, ip, lr, lsr pc │ │ │ │ + andseq sl, ip, r4, ror #29 │ │ │ │ + andseq sl, ip, ip, asr #29 │ │ │ │ + andseq sl, ip, ip, ror #29 │ │ │ │ + andseq sl, ip, r0, lsl #31 │ │ │ │ + @ instruction: 0x001caed6 │ │ │ │ + andseq sl, ip, r6, asr lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febde664 <__read_chk@plt+0xfeb79290> │ │ │ │ + bl febde5f4 <__read_chk@plt+0xfeb79220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 108b40c <__read_chk@plt+0x1026038> │ │ │ │ - blmi 10b3678 <__read_chk@plt+0x104e2a4> │ │ │ │ + bmi 108b39c <__read_chk@plt+0x1025fc8> │ │ │ │ + blmi 10b3608 <__read_chk@plt+0x104e234> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0x4d40493f │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7dd0300 │ │ │ │ - stmdacs r0, {r1, r2, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi fp!, {r1, r4, r6, ip, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldc 7, cr15, [lr, #884]! @ 0x374 │ │ │ │ + ldcl 7, cr15, [r6, #884]! @ 0x374 │ │ │ │ suble r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0x46204938 │ │ │ │ @ instruction: 0xf7dd4479 │ │ │ │ - stmdacs r0, {r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi r6!, {r2, r6, ip, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldc 7, cr15, [r0, #884]! @ 0x374 │ │ │ │ + stcl 7, cr15, [r8, #884]! @ 0x374 │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ @ instruction: 0x46204933 │ │ │ │ @ instruction: 0xf7dd4479 │ │ │ │ - stmdacs r0, {r1, r3, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi r1!, {r1, r2, r4, r5, ip, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stc 7, cr15, [r2, #884]! @ 0x374 │ │ │ │ + ldcl 7, cr15, [sl, #884] @ 0x374 │ │ │ │ eorle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf1464620 │ │ │ │ andls pc, r0, sp, asr #19 │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ - blmi b99d90 <__read_chk@plt+0xb349bc> │ │ │ │ + blmi b99d20 <__read_chk@plt+0xb3494c> │ │ │ │ stmiapl sl!, {r0, r3, r5, r7, fp, ip, lr}^ │ │ │ │ ldmdavs r2, {r0, r1, r3, fp, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbmi pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ movwpl pc, #1284 @ 0x504 @ │ │ │ │ ldrpl pc, [r9], #-1284 @ 0xfffffafc │ │ │ │ @ instruction: 0xf8d3bb3a │ │ │ │ strtcc r3, [r8], #-1640 @ 0xfffff998 │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ ldmdavc r2, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r1, r3, r8, fp, ip, sp, pc}^ │ │ │ │ stmdavs r4!, {r0, r1, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ mcrls 1, 0, fp, cr0, cr12, {7} │ │ │ │ ldrtmi lr, [r1], -r3 │ │ │ │ - b ffdc5494 <__read_chk@plt+0xffd600c0> │ │ │ │ + bl bc5424 <__read_chk@plt+0xb60050> │ │ │ │ strtmi fp, [r5], -r0, lsr #18 │ │ │ │ - bleq 1c5678 <__read_chk@plt+0x1602a4> │ │ │ │ + bleq 1c5608 <__read_chk@plt+0x160234> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf1624668 │ │ │ │ - stmdavs ip!, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi 419d98 <__read_chk@plt+0x3b49c4> │ │ │ │ + stmdavs ip!, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blmi 419d28 <__read_chk@plt+0x3b4954> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e15a8 <__read_chk@plt+0x7c1d4> │ │ │ │ + blls e1538 <__read_chk@plt+0x7c164> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0xf8d3bd70 │ │ │ │ ldrtcc r3, [r0], #-1648 @ 0xfffff990 │ │ │ │ @ instruction: 0x4668e7d6 │ │ │ │ - blx 1c43ae6 <__read_chk@plt+0x1bde712> │ │ │ │ + blx 643a76 <__read_chk@plt+0x5de6a2> │ │ │ │ strb r2, [r9, r0, lsl #8]! │ │ │ │ @ instruction: 0xf0f64620 │ │ │ │ ldrb pc, [r4, pc, lsr #27] @ │ │ │ │ - b ac54e0 <__read_chk@plt+0xa6010c> │ │ │ │ - eorseq r7, r9, r2, lsl r4 │ │ │ │ + b 18c5470 <__read_chk@plt+0x186009c> │ │ │ │ + eorseq r7, r9, r2, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sl, ip, r4, lsl #31 │ │ │ │ - eorseq r7, r9, r8, lsl #8 │ │ │ │ - andseq sl, ip, r2, ror pc │ │ │ │ - andseq sl, ip, r0, ror pc │ │ │ │ - andseq sl, ip, lr, ror #30 │ │ │ │ - andseq sl, ip, r0, ror pc │ │ │ │ - andseq pc, lr, r2, ror #15 │ │ │ │ + mulseq ip, r8, lr │ │ │ │ + eorseq r7, r9, r8, ror r4 │ │ │ │ + andseq sl, ip, r6, lsl #29 │ │ │ │ + andseq sl, ip, r4, lsl #29 │ │ │ │ + andseq sl, ip, r2, lsl #29 │ │ │ │ + andseq sl, ip, r4, lsl #29 │ │ │ │ + @ instruction: 0x001ef6f6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r7, r9, ip, asr #6 │ │ │ │ + ldrhteq r7, [r9], -ip │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrmi r4, [r6], -r2, lsl #13 │ │ │ │ pkhbtmi r4, fp, pc, lsl #12 @ │ │ │ │ ands fp, sp, r9, lsr #18 │ │ │ │ @@ -34939,45 +34911,45 @@ │ │ │ │ ldreq r3, [sl, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0xf8dbd4f6 │ │ │ │ cmnlt r9, r0, lsl r0 │ │ │ │ strle r0, [sp, #-1179] @ 0xfffffb65 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf10bb12b │ │ │ │ @ instruction: 0xf1620004 │ │ │ │ - @ instruction: 0xf8dbfb2b │ │ │ │ + @ instruction: 0xf8dbfad3 │ │ │ │ @ instruction: 0x46501010 │ │ │ │ mrc2 7, 0, pc, cr12, cr13, {7} │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ ldrsbtlt pc, [r4], -fp @ │ │ │ │ @ instruction: 0xf04f2400 │ │ │ │ @ instruction: 0xf04f0820 │ │ │ │ eor r0, fp, sl, lsr #18 │ │ │ │ @ instruction: 0xf0ac4630 │ │ │ │ @ instruction: 0x4605f979 │ │ │ │ @ instruction: 0xf0ac4620 │ │ │ │ strmi pc, [r1], -r5, lsl #18 │ │ │ │ @ instruction: 0xf1564628 │ │ │ │ - bllt 10c6bac <__read_chk@plt+0x10617d8> │ │ │ │ + bllt 10c6b3c <__read_chk@plt+0x1061768> │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf8831c65 │ │ │ │ movtlt r9, #61441 @ 0xf001 │ │ │ │ @ instruction: 0xf0ac4638 │ │ │ │ strmi pc, [r3], -r7, ror #18 │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8f2f0ac │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldc2l 1, cr15, [r2, #-344] @ 0xfffffea8 │ │ │ │ @ instruction: 0xf9bbb9e0 │ │ │ │ @ instruction: 0xf9bb300a │ │ │ │ - bne ff50f678 <__read_chk@plt+0xff4aa2a4> │ │ │ │ + bne ff50f608 <__read_chk@plt+0xff4aa234> │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf8834413 │ │ │ │ @ instruction: 0xf8db9001 │ │ │ │ @ instruction: 0x462cb034 │ │ │ │ - blx fea4390c <__read_chk@plt+0xfe9de538> │ │ │ │ + blx fea4389c <__read_chk@plt+0xfe9de4c8> │ │ │ │ ldcle 2, cr4, [r6, #-640] @ 0xfffffd80 │ │ │ │ svceq 0x0000f1bb │ │ │ │ mcrcs 0, 0, sp, cr0, cr8, {2} │ │ │ │ @ instruction: 0xf8dbd1ca │ │ │ │ stclne 0, cr3, [r5], #-16 │ │ │ │ andhi pc, r1, r3, lsl #17 │ │ │ │ bicsle r2, r5, r0, lsl #30 │ │ │ │ @@ -35017,15 +34989,15 @@ │ │ │ │ tstlt r9, r0, lsl r0 │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ ldmdblt r0, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ tstlt fp, sl, lsl #22 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ subsvc r2, sl, r0, lsr #4 │ │ │ │ svchi 0x00f8e8bd │ │ │ │ - bleq c3858 <__read_chk@plt+0x5e484> │ │ │ │ + bleq c37e8 <__read_chk@plt+0x5e414> │ │ │ │ tstlt lr, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xf0ac4630 │ │ │ │ stmdbmi r2!, {r0, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-523 @ 0xfffffdf5 │ │ │ │ ldc2 1, cr15, [r8, #344] @ 0x158 │ │ │ │ @ instruction: 0xf8dbb9d0 │ │ │ │ eorcs r3, sl, #4 │ │ │ │ @@ -35033,15 +35005,15 @@ │ │ │ │ @ instruction: 0xf0ac4638 │ │ │ │ ldmdbmi ip, {r0, r1, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-523 @ 0xfffffdf5 │ │ │ │ stc2 1, cr15, [sl, #344] @ 0x158 │ │ │ │ @ instruction: 0xf9bbb308 │ │ │ │ @ instruction: 0xf9bb200c │ │ │ │ @ instruction: 0xf8db100a │ │ │ │ - bne 151376c <__read_chk@plt+0x14ae398> │ │ │ │ + bne 15136fc <__read_chk@plt+0x14ae328> │ │ │ │ eorcs r4, r0, #318767104 @ 0x13000000 │ │ │ │ @ instruction: 0xf8db705a │ │ │ │ @ instruction: 0xe7cfb034 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ subsvc r2, sl, r0, lsr #4 │ │ │ │ @ instruction: 0xf8dbe7e3 │ │ │ │ eorcs r3, r0, #4 │ │ │ │ @@ -35050,34 +35022,34 @@ │ │ │ │ @ instruction: 0x200cf9bb │ │ │ │ @ instruction: 0xf8db1ad2 │ │ │ │ ldrmi r3, [r3], #-4 │ │ │ │ subsvc r2, sl, r0, lsr #4 │ │ │ │ @ instruction: 0xf9bbe7ae │ │ │ │ @ instruction: 0xf9bb200c │ │ │ │ @ instruction: 0xf8db100a │ │ │ │ - bne 15137b0 <__read_chk@plt+0x14ae3dc> │ │ │ │ + bne 1513740 <__read_chk@plt+0x14ae36c> │ │ │ │ eorcs r4, sl, #318767104 @ 0x13000000 │ │ │ │ @ instruction: 0xe7dc705a │ │ │ │ - andseq sl, ip, sl, lsr #24 │ │ │ │ - andseq sl, ip, sl, lsl #24 │ │ │ │ - andseq sl, ip, r6, asr #23 │ │ │ │ - andseq sl, ip, sl, lsr #23 │ │ │ │ + andseq sl, ip, lr, lsr fp │ │ │ │ + andseq sl, ip, lr, lsl fp │ │ │ │ + @ instruction: 0x001caada │ │ │ │ + @ instruction: 0x001caabe │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ strbeq pc, [r8, #2252]! @ 0x8cc @ │ │ │ │ - bcs fe5c5b48 <__read_chk@plt+0xfe560774> │ │ │ │ + bcs fe5c5ad8 <__read_chk@plt+0xfe560704> │ │ │ │ ldclne 6, cr15, [r4, #692]! @ 0x2b4 │ │ │ │ - bcc fe4c5b50 <__read_chk@plt+0xfe46077c> │ │ │ │ - bpl 10c4bd8 <__read_chk@plt+0x105f804> │ │ │ │ + bcc fe4c5ae0 <__read_chk@plt+0xfe46070c> │ │ │ │ + bpl 10c4b68 <__read_chk@plt+0x105f794> │ │ │ │ ldcge 4, cr4, [r0, #-488] @ 0xfffffe18 │ │ │ │ @ instruction: 0xf04f9009 │ │ │ │ @ instruction: 0xf8df0b00 │ │ │ │ strmi r7, [r9], r4, lsl #21 │ │ │ │ - bge 4ddb38 <__read_chk@plt+0x478764> │ │ │ │ + bge 4ddac8 <__read_chk@plt+0x4786f4> │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmibcc ip!, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andls r6, fp, #720896 @ 0xb0000 │ │ │ │ andlt pc, r0, r5, asr #17 │ │ │ │ @ instruction: 0xf8da691e │ │ │ │ @ instruction: 0xf8cd35d4 │ │ │ │ @@ -35086,66 +35058,66 @@ │ │ │ │ teqphi r7, #0 @ p-variant is OBSOLETE │ │ │ │ andspl pc, r9, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r6, #20, 4 @ 0x40000001 │ │ │ │ bicshi pc, sl, r0 │ │ │ │ tstppl sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ addsmi r3, lr, #44, 6 @ 0xb0000000 │ │ │ │ mvnhi pc, #0 │ │ │ │ - bcc fc5bac <__read_chk@plt+0xf607d8> │ │ │ │ + bcc fc5b3c <__read_chk@plt+0xf60768> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blcs ac46c <__read_chk@plt+0x47098> │ │ │ │ + blcs ac3fc <__read_chk@plt+0x47028> │ │ │ │ eorhi pc, r6, #0 │ │ │ │ @ instruction: 0xf0064628 │ │ │ │ stmdavs sl!, {r0, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andls r4, ip, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx fe3c386e <__read_chk@plt+0xfe35e49a> │ │ │ │ + blx fe3c37fe <__read_chk@plt+0xfe35e42a> │ │ │ │ mrsvs r2, LR_usr │ │ │ │ addcs pc, r8, sp, lsl #17 │ │ │ │ @ instruction: 0xf8df920a │ │ │ │ strcs r3, [r0], #-2576 @ 0xfffff5f0 │ │ │ │ andlt pc, r3, r7, asr r8 @ │ │ │ │ - bcc 2c5be8 <__read_chk@plt+0x260814> │ │ │ │ + bcc 2c5b78 <__read_chk@plt+0x2607a4> │ │ │ │ ldrbtmi r9, [fp], #-1037 @ 0xfffffbf3 │ │ │ │ movwls r9, #5134 @ 0x140e │ │ │ │ stmiavs r7!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ ldmibcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strbmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x43b1f240 │ │ │ │ @ instruction: 0xf7dd4619 │ │ │ │ - strbmi lr, [r0], -r4, lsr #22 │ │ │ │ + @ instruction: 0x4640eb5c │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf17b39e8 │ │ │ │ - @ instruction: 0xf8c8fd13 │ │ │ │ + @ instruction: 0xf8c8fcbb │ │ │ │ @ instruction: 0xf8d50000 │ │ │ │ @ instruction: 0xf8d88000 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ @ instruction: 0xf8df3028 │ │ │ │ ldmpl fp!, {r6, r7, r8, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf8c8930f │ │ │ │ - blls 3d3938 <__read_chk@plt+0x36e564> │ │ │ │ + blls 3d38c8 <__read_chk@plt+0x36e4f4> │ │ │ │ teqle fp, r0, lsl #22 │ │ │ │ - blcs ae4f8 <__read_chk@plt+0x49124> │ │ │ │ + blcs ae488 <__read_chk@plt+0x490b4> │ │ │ │ msrhi CPSR_fsxc, r0 │ │ │ │ - blcs ae510 <__read_chk@plt+0x4913c> │ │ │ │ + blcs ae4a0 <__read_chk@plt+0x490cc> │ │ │ │ subshi pc, r8, #0 │ │ │ │ ldmdavc r3, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8da8253 │ │ │ │ @ instruction: 0xf64835d4 │ │ │ │ @ instruction: 0xf6cb30a3 │ │ │ │ tstcs r0, lr, lsr #32 │ │ │ │ - blvc 58e4c4 <__read_chk@plt+0x5290f0> │ │ │ │ - blx 14bb6a <__read_chk@plt+0xe6796> │ │ │ │ + blvc 58e454 <__read_chk@plt+0x529080> │ │ │ │ + blx 14bafa <__read_chk@plt+0xe6726> │ │ │ │ @ instruction: 0xf0c8f000 │ │ │ │ @ instruction: 0xf8d9f9fb │ │ │ │ @ instruction: 0xf9b33000 │ │ │ │ stccs 0, cr1, [r0], {22} │ │ │ │ subhi pc, pc, #0 │ │ │ │ strcs r9, [r0], #-2830 @ 0xfffff4f2 │ │ │ │ andeq pc, ip, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -35174,55 +35146,55 @@ │ │ │ │ @ instruction: 0x2016f9b3 │ │ │ │ ldmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne 3c5cdc <__read_chk@plt+0x360908> │ │ │ │ - blcc ec5ce0 <__read_chk@plt+0xe6090c> │ │ │ │ + blne 3c5c6c <__read_chk@plt+0x360898> │ │ │ │ + blcc ec5c70 <__read_chk@plt+0xe6089c> │ │ │ │ @ instruction: 0x3c06e9cd │ │ │ │ ldmcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ smlabtcs r4, sp, r9, lr │ │ │ │ andls r2, r2, ip, lsl #4 │ │ │ │ andls r4, r3, #42991616 @ 0x2900000 │ │ │ │ ldmpl fp!, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ stmdals r9, {r5, r6, r7, fp, ip, sp} │ │ │ │ movwls r5, #2299 @ 0x8fb │ │ │ │ @ instruction: 0xf7ff4643 │ │ │ │ strtmi pc, [r8], -pc, asr #17 │ │ │ │ - blx ff5c39dc <__read_chk@plt+0xff55e608> │ │ │ │ + blx ff5c396c <__read_chk@plt+0xff55e598> │ │ │ │ @ instruction: 0xf8df682b │ │ │ │ andcs r2, r0, ip, asr #17 │ │ │ │ stmiane r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ eorhi pc, ip, r3, asr #17 │ │ │ │ ldmpl sl!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ ldmpl sl!, {r6, r7, fp, sp} │ │ │ │ @ instruction: 0xf8df621a │ │ │ │ ldrbtmi r2, [sl], #-2236 @ 0xfffff744 │ │ │ │ andcs r6, r7, #-2147483610 @ 0x80000026 │ │ │ │ andcs r8, r5, #-2147483642 @ 0x80000006 │ │ │ │ - ldmda ip, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ - stc2l 1, cr15, [r4], #-492 @ 0xfffffe14 │ │ │ │ + stc2 1, cr15, [ip], {123} @ 0x7b │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - b 16c5980 <__read_chk@plt+0x16605ac> │ │ │ │ + b fe4c5910 <__read_chk@plt+0xfe46053c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8a83008 │ │ │ │ eorcs r0, ip, #10 │ │ │ │ ldmdbvs fp, {r8, sp}^ │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ andscc pc, r4, r8, asr #17 │ │ │ │ ldmdaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7dc4640 │ │ │ │ - @ instruction: 0xf8dbed06 │ │ │ │ + @ instruction: 0xf8dbed3e │ │ │ │ andcs r3, sl, #0 │ │ │ │ andcs pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xf10db10b │ │ │ │ @ instruction: 0xb12c0978 │ │ │ │ tstlt r8, r0, lsr #18 │ │ │ │ @ instruction: 0xf904f117 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @@ -35232,39 +35204,39 @@ │ │ │ │ strtmi r9, [r1], -r9, lsl #16 │ │ │ │ andshi pc, r0, r4, asr #17 │ │ │ │ @ instruction: 0xffa2f004 │ │ │ │ rsbvs r6, r0, fp, lsr #16 │ │ │ │ @ instruction: 0xf8d9611e │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1624648 │ │ │ │ - @ instruction: 0xf8d8f8e1 │ │ │ │ + @ instruction: 0xf8d8f889 │ │ │ │ tstlt r3, r0, lsl r0 │ │ │ │ @ instruction: 0xf162a81b │ │ │ │ - stmdals fp, {r0, r1, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r7, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xff18f0c0 │ │ │ │ ldcge 8, cr9, [r2], {12} │ │ │ │ @ instruction: 0xf89cf008 │ │ │ │ stmdacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmpl lr!, {r0, r2, r9, sl, lr}^ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ stmib r4, {r8, r9, ip, sp}^ │ │ │ │ ldmdavs r7!, {r1, r8, r9, ip, sp} │ │ │ │ ldrtmi r6, [fp], -r3, lsr #2 │ │ │ │ ldmdbvs fp!, {r0, r1, r2, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8db60e3 │ │ │ │ - blcs d3ab8 <__read_chk@plt+0x6e6e4> │ │ │ │ + blcs d3a48 <__read_chk@plt+0x6e674> │ │ │ │ @ instruction: 0xf8dfd032 │ │ │ │ andcs r1, r5, #236, 14 @ 0x3b00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00f2f7dc │ │ │ │ + stmda sl!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4680 │ │ │ │ andcs r1, r5, #224, 14 @ 0x3800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00eaf7dc │ │ │ │ + stmda r2!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r3], -sl, lsr #12 │ │ │ │ andls r4, r0, r1, lsr #12 │ │ │ │ stmdals r9, {r0, sl, sp} │ │ │ │ stmib sp, {r8, sl, sp}^ │ │ │ │ @ instruction: 0xf0064501 │ │ │ │ @ instruction: 0xf89afb9f │ │ │ │ @ instruction: 0xf8df30f4 │ │ │ │ @@ -35278,47 +35250,47 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x83a2f040 │ │ │ │ ldclne 6, cr15, [r4, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x1790f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7dc4479 │ │ │ │ - strmi lr, [r0], r0, asr #31 │ │ │ │ + @ instruction: 0x4680eff8 │ │ │ │ @ instruction: 0xf8dbe7cb │ │ │ │ cdpcs 0, 0, cr3, cr0, cr0, {0} │ │ │ │ mrshi pc, (UNDEF: 73) @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d6822f │ │ │ │ ldcvs 0, cr9, [r4], #-80 @ 0xffffffb0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d006 │ │ │ │ stccs 0, cr3, [r0], {-0} │ │ │ │ - blcs b77b8 <__read_chk@plt+0x523e4> │ │ │ │ + blcs b7748 <__read_chk@plt+0x52374> │ │ │ │ sbcshi pc, r6, #64 @ 0x40 │ │ │ │ ldrdls pc, [r0], -r6 @ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d008 │ │ │ │ @ instruction: 0xb12b3000 │ │ │ │ @ instruction: 0xb11c6cf4 │ │ │ │ - blcs a5c00 <__read_chk@plt+0x4082c> │ │ │ │ + blcs a5b90 <__read_chk@plt+0x407bc> │ │ │ │ teqphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0c54630 │ │ │ │ strmi pc, [r4], -r1, lsr #26 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ strmi r8, [r1], r9, lsr #2 │ │ │ │ movwls r2, #41729 @ 0xa301 │ │ │ │ ldrbeq pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0x33a3f648 │ │ │ │ msrcs CPSR_fsx, #212860928 @ 0xcb00000 │ │ │ │ - bne c8ff9c <__read_chk@plt+0xc2abc8> │ │ │ │ - blx 14bda2 <__read_chk@plt+0xe69ce> │ │ │ │ + bne c8ff2c <__read_chk@plt+0xc2ab58> │ │ │ │ + blx 14bd32 <__read_chk@plt+0xe695e> │ │ │ │ @ instruction: 0xf0c8f000 │ │ │ │ andls pc, r2, r9, lsr #17 │ │ │ │ @ instruction: 0x070cf8df │ │ │ │ - blls 319478 <__read_chk@plt+0x2b40a4> │ │ │ │ + blls 319408 <__read_chk@plt+0x2b4034> │ │ │ │ stmib sp, {r9, sl, sp}^ │ │ │ │ strcs r4, [ip], #-774 @ 0xfffffcfa │ │ │ │ strmi lr, [r3], -sp, asr #19 │ │ │ │ @ instruction: 0xf8cd4643 │ │ │ │ @ instruction: 0x46299014 │ │ │ │ stcls 8, cr5, [pc], {56} @ 0x38 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ @@ -35331,15 +35303,15 @@ │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xf9bef006 │ │ │ │ @ instruction: 0x367cf8df │ │ │ │ @ instruction: 0xf8886106 │ │ │ │ @ instruction: 0xf857b000 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ - blcs 93c04 <__read_chk@plt+0x2e830> │ │ │ │ + blcs 93b94 <__read_chk@plt+0x2e7c0> │ │ │ │ rsbshi pc, r7, #0 │ │ │ │ strdcs r6, [r0, -r0] │ │ │ │ @ instruction: 0xf852f0c6 │ │ │ │ strmi r9, [r4], -fp, lsl #22 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ @ instruction: 0x81b4f000 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @@ -35352,23 +35324,23 @@ │ │ │ │ movwls r2, #8705 @ 0x2201 │ │ │ │ @ instruction: 0xf8df4640 │ │ │ │ ldrbtmi r3, [fp], #-1660 @ 0xfffff984 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-1656 @ 0xfffff988 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x46196396 │ │ │ │ - ldmdb lr!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ @ instruction: 0xf7dd34af │ │ │ │ - @ instruction: 0xf898e80c │ │ │ │ + @ instruction: 0xf898e844 │ │ │ │ stmdavs r3, {r2, r3, sp} │ │ │ │ andscc pc, r2, r3, lsr r8 @ │ │ │ │ strle r0, [r8, #-1435] @ 0xfffffa65 │ │ │ │ @ instruction: 0xf7dc920a │ │ │ │ - bls 342fc0 <__read_chk@plt+0x2ddbec> │ │ │ │ + bls 343030 <__read_chk@plt+0x2ddc5c> │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ @ instruction: 0xf8883022 │ │ │ │ andcs r3, r0, #12 │ │ │ │ cmp r0, r1, lsl #2 │ │ │ │ @ instruction: 0xf7fd4631 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [r4, #252] @ 0xfc │ │ │ │ @@ -35377,84 +35349,84 @@ │ │ │ │ @ instruction: 0xf1564479 │ │ │ │ ldrdls pc, [sl], -pc @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r8], -r1, lsr #1 │ │ │ │ stmeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf95cf006 │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - bvs fe56c4ec <__read_chk@plt+0xfe507118> │ │ │ │ + bvs fe56c47c <__read_chk@plt+0xfe5070a8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0066293 │ │ │ │ - blls 406214 <__read_chk@plt+0x3a0e40> │ │ │ │ + blls 4061a4 <__read_chk@plt+0x3a0dd0> │ │ │ │ andcc pc, r0, r8, lsl #17 │ │ │ │ ldrbne pc, [r8, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-262 @ 0xfffffefa │ │ │ │ @ instruction: 0xf1436830 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bne ff0a8258 <__read_chk@plt+0xff042e84> │ │ │ │ + bne ff0a81e8 <__read_chk@plt+0xff042e14> │ │ │ │ svclt 0x00a8281e │ │ │ │ stmib sp, {r1, r2, r3, r4, sp}^ │ │ │ │ andcs r0, r1, #67108864 @ 0x4000000 │ │ │ │ ldrbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ strcs r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7dd4619 │ │ │ │ - @ instruction: 0xf888e8e8 │ │ │ │ + @ instruction: 0xf888e920 │ │ │ │ @ instruction: 0xf7dc44af │ │ │ │ - @ instruction: 0xf898efb6 │ │ │ │ + @ instruction: 0xf898efee │ │ │ │ stmdavs r2, {ip, sp} │ │ │ │ andscs pc, r3, r2, lsr r8 @ │ │ │ │ andvc pc, r0, #301989888 @ 0x12000000 │ │ │ │ adchi pc, ip, r0 │ │ │ │ @ instruction: 0xf7dc930e │ │ │ │ - strls lr, [sl], #-3194 @ 0xfffff386 │ │ │ │ - blls 421d34 <__read_chk@plt+0x3bc960> │ │ │ │ + strls lr, [sl], #-3250 @ 0xfffff34e │ │ │ │ + blls 421cc4 <__read_chk@plt+0x3bc8f0> │ │ │ │ eorcc pc, r3, r2, lsl r8 @ │ │ │ │ ldrcs pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ andcc pc, r0, r8, lsl #17 │ │ │ │ andlt pc, r2, r7, asr r8 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andcs r8, r0, #149 @ 0x95 │ │ │ │ ldrmi r4, [r4], -r3, asr #12 │ │ │ │ ldr r9, [r2, #526] @ 0x20e │ │ │ │ - blcs a20dc <__read_chk@plt+0x3cd08> │ │ │ │ - ldclge 4, cr15, [pc, #252]! @ 87e50 <__read_chk@plt+0x22a7c> │ │ │ │ + blcs a206c <__read_chk@plt+0x3cc98> │ │ │ │ + ldclge 4, cr15, [pc, #252]! @ 87de0 <__read_chk@plt+0x22a0c> │ │ │ │ ldrbeq pc, [r4, #2266] @ 0x8da @ │ │ │ │ ldmdavc fp, {r8, sp} │ │ │ │ movwls r1, #43568 @ 0xaa30 │ │ │ │ @ instruction: 0x33a3f648 │ │ │ │ msrcs CPSR_fsx, #212860928 @ 0xcb00000 │ │ │ │ - blx 14bf6e <__read_chk@plt+0xe6b9a> │ │ │ │ + blx 14befe <__read_chk@plt+0xe6b2a> │ │ │ │ @ instruction: 0xf0c7f000 │ │ │ │ @ instruction: 0xf8d9ffc3 │ │ │ │ @ instruction: 0xf9b33000 │ │ │ │ - blls 30fdd4 <__read_chk@plt+0x2aaa00> │ │ │ │ + blls 30fd64 <__read_chk@plt+0x2aa990> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmib r4, {r0, r3, r4, r5, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf04f1302 │ │ │ │ str r0, [r3], -r0, lsl #24 │ │ │ │ ldrbcc pc, [r4, #2266] @ 0x8da @ │ │ │ │ adccc pc, r3, r8, asr #12 │ │ │ │ eorcs pc, lr, fp, asr #13 │ │ │ │ - bne ffd5019c <__read_chk@plt+0xffceadc8> │ │ │ │ - blx 14c00e <__read_chk@plt+0xe6c3a> │ │ │ │ + bne ffd5012c <__read_chk@plt+0xffcead58> │ │ │ │ + blx 14bf9e <__read_chk@plt+0xe6bca> │ │ │ │ @ instruction: 0xf0c7f000 │ │ │ │ @ instruction: 0xf8d9ffa9 │ │ │ │ @ instruction: 0xf9b33000 │ │ │ │ @ instruction: 0xf8df1016 │ │ │ │ strcs r3, [r1], #-1240 @ 0xfffffb28 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ - blcc 3c6110 <__read_chk@plt+0x360d3c> │ │ │ │ - blcs ec6114 <__read_chk@plt+0xe60d40> │ │ │ │ - blcs c1460 <__read_chk@plt+0x5c08c> │ │ │ │ + blcc 3c60a0 <__read_chk@plt+0x360ccc> │ │ │ │ + blcs ec60a4 <__read_chk@plt+0xe60cd0> │ │ │ │ + blcs c13f0 <__read_chk@plt+0x5c01c> │ │ │ │ orrshi pc, r3, r0, asr #32 │ │ │ │ mrcle 12, 7, r6, cr15, cr3, {1} │ │ │ │ @ instruction: 0xf8f6f0ac │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ orrhi pc, r4, r0, asr #32 │ │ │ │ movwcs r4, #5636 @ 0x1604 │ │ │ │ strb r9, [pc], sl, lsl #6 │ │ │ │ @@ -35476,92 +35448,92 @@ │ │ │ │ andscs fp, lr, r8, lsr #31 │ │ │ │ movweq lr, #6605 @ 0x19cd │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ strbmi r3, [r0], -r0, lsr #9 │ │ │ │ ldrbtmi r2, [fp], #-1024 @ 0xfffffc00 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x46196396 │ │ │ │ - stmda r6, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strtmi pc, [pc], #2184 @ 87e4c <__read_chk@plt+0x22a78> │ │ │ │ - svc 0x0014f7dc │ │ │ │ + ldmda lr!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strtmi pc, [pc], #2184 @ 87ddc <__read_chk@plt+0x22a08> │ │ │ │ + svc 0x004cf7dc │ │ │ │ mulcc r0, r8, r8 │ │ │ │ @ instruction: 0xf8326802 │ │ │ │ @ instruction: 0xf41bb013 │ │ │ │ @ instruction: 0xf0007b00 │ │ │ │ movwls r8, #57495 @ 0xe097 │ │ │ │ - bl ff6c5dd8 <__read_chk@plt+0xff660a04> │ │ │ │ + ldc 7, cr15, [r0], {220} @ 0xdc │ │ │ │ ldrb r9, [sp, -sp, lsl #8] │ │ │ │ movwls r4, #58908 @ 0xe61c │ │ │ │ strbtcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbt r4, [ip], #1147 @ 0x47b │ │ │ │ - bmi fffec6a4 <__read_chk@plt+0xfff872d0> │ │ │ │ + bmi fffec634 <__read_chk@plt+0xfff87260> │ │ │ │ andlt pc, r2, r7, asr r8 @ │ │ │ │ @ instruction: 0x4628e75c │ │ │ │ stmeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf870f006 │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - bvs fe56c6c4 <__read_chk@plt+0xfe5072f0> │ │ │ │ + bvs fe56c654 <__read_chk@plt+0xfe507280> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0066293 │ │ │ │ - blmi ffdc603c <__read_chk@plt+0xffd60c68> │ │ │ │ + blmi ffdc5fcc <__read_chk@plt+0xffd60bf8> │ │ │ │ @ instruction: 0xf8886106 │ │ │ │ @ instruction: 0xf857b000 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ - blcs 93eb0 <__read_chk@plt+0x2eadc> │ │ │ │ + blcs 93e40 <__read_chk@plt+0x2ea6c> │ │ │ │ adchi pc, r1, r0, asr #32 │ │ │ │ tstcs r0, r0, ror r9 │ │ │ │ cdp2 0, 15, cr15, cr12, cr5, {6} │ │ │ │ strmi r9, [r4], -fp, lsl #22 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf8d9d05e │ │ │ │ @ instruction: 0xf9b33000 │ │ │ │ movwcs r2, #22 │ │ │ │ stmdbvs r4!, {r0, r1, sp, lr, pc}^ │ │ │ │ stccs 3, cr3, [r0], {1} │ │ │ │ addsmi sp, sl, #84 @ 0x54 │ │ │ │ stmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ movwls r2, #8705 @ 0x2201 │ │ │ │ - blmi fffd97e8 <__read_chk@plt+0xfff74414> │ │ │ │ + blmi fffd9778 <__read_chk@plt+0xfff743a4> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-3068 @ 0xfffff404 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x46196396 │ │ │ │ - svc 0x00ecf7dc │ │ │ │ + stmda r4!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ @ instruction: 0xf7dc34af │ │ │ │ - @ instruction: 0xf898eeba │ │ │ │ + @ instruction: 0xf898eef2 │ │ │ │ stmdavs r3, {r0, r1, r2, sp} │ │ │ │ andscc pc, r2, r3, lsr r8 @ │ │ │ │ strle r0, [r8, #-1433] @ 0xfffffa67 │ │ │ │ @ instruction: 0xf7dc920a │ │ │ │ - bls 342d1c <__read_chk@plt+0x2dd948> │ │ │ │ + bls 342d8c <__read_chk@plt+0x2dd9b8> │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ @ instruction: 0xf8883022 │ │ │ │ andcs r3, r1, #7 │ │ │ │ @ instruction: 0xf8982100 │ │ │ │ - blcs 93f30 <__read_chk@plt+0x2eb5c> │ │ │ │ - blmi ffbbc0a4 <__read_chk@plt+0xffb56cd0> │ │ │ │ + blcs 93ec0 <__read_chk@plt+0x2eaec> │ │ │ │ + blmi ffbbc034 <__read_chk@plt+0xffb56c60> │ │ │ │ @ instruction: 0xf8cd2201 │ │ │ │ @ instruction: 0xf50d8004 │ │ │ │ ldrbtmi r6, [fp], #-2215 @ 0xfffff759 │ │ │ │ movwls r4, #1600 @ 0x640 │ │ │ │ @ instruction: 0x43b1f240 │ │ │ │ @ instruction: 0xf7dc4619 │ │ │ │ - strbmi lr, [r0], -r4, asr #31 │ │ │ │ + @ instruction: 0x4640effc │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf17b39e8 │ │ │ │ - @ instruction: 0xf8c8f9b3 │ │ │ │ + @ instruction: 0xf8c8f95b │ │ │ │ @ instruction: 0xf8d50000 │ │ │ │ @ instruction: 0xf8d88000 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ - blmi ff09401c <__read_chk@plt+0xff02ec48> │ │ │ │ + blmi ff093fac <__read_chk@plt+0xff02ebd8> │ │ │ │ @ instruction: 0xf8c858fb │ │ │ │ strbt r3, [r0], #28 │ │ │ │ @ instruction: 0xf8982201 │ │ │ │ strls r3, [sl], #-0 │ │ │ │ ldrb r9, [r5], sp, lsl #4 │ │ │ │ @ instruction: 0xf8cd4ab7 │ │ │ │ @ instruction: 0xf857b034 │ │ │ │ @@ -35572,15 +35544,15 @@ │ │ │ │ andle r0, r6, r0, lsl #30 │ │ │ │ mulcs r0, r9, r8 │ │ │ │ svclt 0x00182c00 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d680a2 │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ svclt 0x00180200 │ │ │ │ - blcs d07cc <__read_chk@plt+0x6b3f8> │ │ │ │ + blcs d075c <__read_chk@plt+0x6b388> │ │ │ │ andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldcvs 13, cr10, [r4], #-788 @ 0xfffffcec │ │ │ │ mulcc r0, r9, r8 │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmdavc r3!, {r0, r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ @@ -35590,91 +35562,91 @@ │ │ │ │ movwls r9, #57869 @ 0xe20d │ │ │ │ ldmibvs r0!, {r2, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andscs lr, lr, sp, asr r7 │ │ │ │ @ instruction: 0x4628e716 │ │ │ │ stmeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffb2f005 │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - bvs fe56c840 <__read_chk@plt+0xfe50746c> │ │ │ │ + bvs fe56c7d0 <__read_chk@plt+0xfe5073fc> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0056293 │ │ │ │ @ instruction: 0xf8daffa9 │ │ │ │ smlatbvs r6, ip, r3, r4 │ │ │ │ andlt pc, r0, r8, lsl #17 │ │ │ │ rsbsle r2, lr, r0, lsl #24 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x3016f9b3 │ │ │ │ stmiavs r4!, {r2, sp, lr, pc} │ │ │ │ - bleq 104464 <__read_chk@plt+0x9f090> │ │ │ │ + bleq 1043f4 <__read_chk@plt+0x9f020> │ │ │ │ rsbsle r2, r4, r0, lsl #24 │ │ │ │ mvnsle r4, fp, asr r5 │ │ │ │ ldrdlt pc, [r4], -r4 │ │ │ │ svceq 0x0000f1bb │ │ │ │ addshi pc, r0, r0 │ │ │ │ @ instruction: 0xf1584658 │ │ │ │ ldmdacs ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r1, r2, r4, r5, r6, fp, ip, lr, pc}^ │ │ │ │ subsle r2, sl, r0, lsl #22 │ │ │ │ - blcs a20ec <__read_chk@plt+0x3cd18> │ │ │ │ + blcs a207c <__read_chk@plt+0x3cca8> │ │ │ │ ldmdavc sl, {r0, r1, r2, r4, r6, ip, lr, pc} │ │ │ │ - bcs acc9c <__read_chk@plt+0x478c8> │ │ │ │ + bcs acc2c <__read_chk@plt+0x47858> │ │ │ │ @ instruction: 0x4658d053 │ │ │ │ @ instruction: 0xffeef158 │ │ │ │ andls r9, sl, sp, lsl #22 │ │ │ │ @ instruction: 0xf1584618 │ │ │ │ - bls 348020 <__read_chk@plt+0x2e2c4c> │ │ │ │ + bls 347fb0 <__read_chk@plt+0x2e2bdc> │ │ │ │ ldmdacs fp!, {r4, sl, lr} │ │ │ │ - bmi fe6fe1d8 <__read_chk@plt+0xfe698e04> │ │ │ │ - blls 3da6ec <__read_chk@plt+0x375318> │ │ │ │ + bmi fe6fe168 <__read_chk@plt+0xfe698d94> │ │ │ │ + blls 3da67c <__read_chk@plt+0x3752a8> │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ strbmi r9, [r0], -r0, lsl #4 │ │ │ │ stmib sp, {r0, r1, r2, r4, r7, r9, fp, lr}^ │ │ │ │ ldrbmi r3, [fp], -r1, lsl #2 │ │ │ │ vst3.16 {d20-d22}, [pc :256], sl │ │ │ │ @ instruction: 0xf1596196 │ │ │ │ - blmi 1d86808 <__read_chk@plt+0x1d21434> │ │ │ │ + blmi 1d86798 <__read_chk@plt+0x1d213c4> │ │ │ │ @ instruction: 0xf8882200 │ │ │ │ @ instruction: 0xf85724af │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ - blcs 940b4 <__read_chk@plt+0x2ece0> │ │ │ │ + blcs 94044 <__read_chk@plt+0x2ec70> │ │ │ │ ldmdbvs r0!, {r2, r6, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0c52100 │ │ │ │ - blls 3878ac <__read_chk@plt+0x3224d8> │ │ │ │ + blls 38783c <__read_chk@plt+0x322468> │ │ │ │ andsvs r4, r8, r2, lsl #12 │ │ │ │ suble r2, fp, r0, lsl #16 │ │ │ │ tstlt r0, r0, ror #16 │ │ │ │ - blcs a60dc <__read_chk@plt+0x40d08> │ │ │ │ + blcs a606c <__read_chk@plt+0x40c98> │ │ │ │ stmdavs r0!, {r2, r3, r4, r6, r8, ip, lr, pc} │ │ │ │ subsle r2, r3, r0, lsl #16 │ │ │ │ - blcs a60e8 <__read_chk@plt+0x40d14> │ │ │ │ + blcs a6078 <__read_chk@plt+0x40ca4> │ │ │ │ addhi pc, r8, r0, asr #32 │ │ │ │ movwls r2, #53761 @ 0xd201 │ │ │ │ @ instruction: 0xf898920a │ │ │ │ strt r3, [r7], -r0 │ │ │ │ @ instruction: 0xf1002301 │ │ │ │ movwls r0, #41996 @ 0xa40c │ │ │ │ ldmdbvs r0!, {r1, r3, r6, r8, sl, sp, lr, pc}^ │ │ │ │ ldcvs 5, cr14, [r3], #540 @ 0x21c │ │ │ │ stmdavc r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ ldrb sl, [r8, -r3, asr #26] │ │ │ │ - blcs a6198 <__read_chk@plt+0x40dc4> │ │ │ │ + blcs a6128 <__read_chk@plt+0x40d54> │ │ │ │ stcge 4, cr15, [r6, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0x4658e53c │ │ │ │ @ instruction: 0xff9af158 │ │ │ │ stmdale r8, {r0, r1, r3, r4, r5, fp, sp} │ │ │ │ ldrbtmi r4, [sl], #-2677 @ 0xfffff58b │ │ │ │ @ instruction: 0x46114613 │ │ │ │ movwcs lr, #6066 @ 0x17b2 │ │ │ │ @ instruction: 0xf7ff930a │ │ │ │ - bmi 1d36f90 <__read_chk@plt+0x1cd1bbc> │ │ │ │ + bmi 1d36f20 <__read_chk@plt+0x1cd1b4c> │ │ │ │ vst1.16 {d20-d22}, [pc :64], fp │ │ │ │ @ instruction: 0x46406196 │ │ │ │ @ instruction: 0xf7dc447a │ │ │ │ - ldr lr, [r0, r6, ror #19]! │ │ │ │ + @ instruction: 0xe7b0ea1e │ │ │ │ @ instruction: 0xe7b969f0 │ │ │ │ ldrbmi r4, [r8], -sp, ror #22 │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ movwls r5, #43259 @ 0xa8fb │ │ │ │ movwcs r4, #9753 @ 0x2619 │ │ │ │ teqcs ip, #0, 6 │ │ │ │ ldc2 1, cr15, [r8, #264] @ 0x108 │ │ │ │ @@ -35697,113 +35669,113 @@ │ │ │ │ subsle r2, r8, r0, lsl #22 │ │ │ │ @ instruction: 0xf50d4b58 │ │ │ │ andcs r6, r1, #-1493172224 @ 0xa7000000 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0x461943b1 │ │ │ │ - mcr 7, 4, pc, cr12, cr12, {6} @ │ │ │ │ + mcr 7, 6, pc, cr4, cr12, {6} @ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ @ instruction: 0xf88d682c │ │ │ │ @ instruction: 0xf17b39e8 │ │ │ │ - @ instruction: 0xf8d5f87d │ │ │ │ + @ instruction: 0xf8d5f825 │ │ │ │ eorvs r8, r0, r0 │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ eorhi pc, ip, r8, asr #17 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ ldmpl fp!, {r0, r2, r5, r8, r9, fp, lr}^ │ │ │ │ andscc pc, ip, r8, asr #17 │ │ │ │ - bllt 1e461ec <__read_chk@plt+0x1de0e18> │ │ │ │ + bllt 1e4617c <__read_chk@plt+0x1de0da8> │ │ │ │ tstcs r0, fp, lsl #22 │ │ │ │ @ instruction: 0xf109681a │ │ │ │ @ instruction: 0xf898fa35 │ │ │ │ andls r3, lr, r0 │ │ │ │ - blmi 10f4ef0 <__read_chk@plt+0x108fb1c> │ │ │ │ + blmi 10f4e80 <__read_chk@plt+0x108faac> │ │ │ │ strtvs pc, [r7], #1293 @ 0x50d │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ movwls r8, #4 │ │ │ │ @ instruction: 0x43b1f240 │ │ │ │ @ instruction: 0xf7dc4619 │ │ │ │ - @ instruction: 0x4620ee5c │ │ │ │ + @ instruction: 0x4620ee94 │ │ │ │ stmdavs ip!, {r8, r9, sp} │ │ │ │ stmibcc r8!, {r0, r2, r3, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf84cf17b │ │ │ │ + @ instruction: 0xfff4f17a │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf8d86020 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ - blmi 3d42e8 <__read_chk@plt+0x36ef14> │ │ │ │ + blmi 3d4278 <__read_chk@plt+0x36eea4> │ │ │ │ @ instruction: 0xf8c858fb │ │ │ │ @ instruction: 0xf7ff301c │ │ │ │ andcs fp, r1, #66560 @ 0x10400 │ │ │ │ movwls r4, #54812 @ 0xd61c │ │ │ │ str r9, [r9], -sl, lsl #4 │ │ │ │ - bl fec461d0 <__read_chk@plt+0xfebe0dfc> │ │ │ │ - eorseq r7, r9, ip, lsr #1 │ │ │ │ + bl ffa46160 <__read_chk@plt+0xff9e0d8c> │ │ │ │ + eorseq r7, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r9, r8, r0, r7 │ │ │ │ - ldrhteq r5, [pc], -r4 │ │ │ │ + eorseq r7, r9, r8, lsl #2 │ │ │ │ + eorseq r5, pc, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eoreq lr, r0, r6, asr r0 │ │ │ │ - @ instruction: 0x001cabd4 │ │ │ │ + eoreq sp, r0, sl, ror #30 │ │ │ │ + andseq sl, ip, r8, ror #21 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r1, r0, ip, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ andeq r1, r0, r4, ror #2 │ │ │ │ @ instruction: 0x000012bc │ │ │ │ - andseq sl, ip, ip, lsl #21 │ │ │ │ + andseq sl, ip, r0, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ @ instruction: 0xffffd293 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - mulseq ip, sl, r7 │ │ │ │ - eorseq r1, r0, r2, lsl #19 │ │ │ │ - eorseq r6, r9, r2, lsl #27 │ │ │ │ - andseq sl, ip, ip, lsl r7 │ │ │ │ + andseq sl, ip, lr, lsr #13 │ │ │ │ + mlaseq r0, r6, r8, r1 │ │ │ │ + ldrshteq r6, [r9], -r2 │ │ │ │ + andseq sl, ip, r0, lsr r6 │ │ │ │ andeq r1, r0, ip │ │ │ │ - andseq sl, ip, lr, lsl #8 │ │ │ │ - andseq r3, ip, sl, lsl #31 │ │ │ │ - andseq sl, ip, ip, ror #8 │ │ │ │ - @ instruction: 0x001ebfd2 │ │ │ │ - andseq r6, pc, r4, lsr #23 │ │ │ │ - mulseq lr, r0, lr │ │ │ │ - @ instruction: 0x001ca5fe │ │ │ │ - eoreq sp, r0, r0, asr sl │ │ │ │ - andseq sl, ip, r0, ror #2 │ │ │ │ - andseq r3, ip, r6, ror #25 │ │ │ │ - andseq sl, ip, r6, lsl r5 │ │ │ │ - eorseq pc, r1, r4, lsr #24 │ │ │ │ - @ instruction: 0x001f13fe │ │ │ │ - andseq sl, ip, ip, lsr #7 │ │ │ │ - eorseq r3, r2, r2, lsr #16 │ │ │ │ - eorseq r1, r2, ip, lsl #23 │ │ │ │ + andseq sl, ip, r2, lsr #6 │ │ │ │ + @ instruction: 0x001c3ed2 │ │ │ │ + andseq sl, ip, r0, lsl #7 │ │ │ │ + andseq fp, lr, r6, ror #29 │ │ │ │ + @ instruction: 0x001f6ab8 │ │ │ │ + andseq fp, lr, r4, lsr #27 │ │ │ │ + andseq sl, ip, r2, lsl r5 │ │ │ │ + eoreq sp, r0, r4, ror #18 │ │ │ │ + andseq sl, ip, r4, ror r0 │ │ │ │ + andseq r3, ip, lr, lsr #24 │ │ │ │ + andseq sl, ip, sl, lsr #8 │ │ │ │ + eorseq pc, r1, r8, lsr #22 │ │ │ │ + andseq r1, pc, r2, lsl r3 @ │ │ │ │ + andseq sl, ip, r0, asr #5 │ │ │ │ + eorseq r3, r2, r6, lsr #14 │ │ │ │ + mlaseq r2, r0, sl, r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r3, r2, r4, asr #15 │ │ │ │ - andseq sl, ip, sl, lsr #5 │ │ │ │ - andseq sl, ip, r8, asr #4 │ │ │ │ + eorseq r3, r2, r8, asr #13 │ │ │ │ + @ instruction: 0x001ca1be │ │ │ │ + andseq sl, ip, ip, asr r1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ stcpl 5, cr15, [r7, #692] @ 0x2b4 │ │ │ │ addlt r4, r1, pc, lsl #12 │ │ │ │ - blne 2c66ac <__read_chk@plt+0x2612d8> │ │ │ │ + blne 2c663c <__read_chk@plt+0x261268> │ │ │ │ @ instruction: 0xf8dfac38 │ │ │ │ ldrbtmi fp, [r9], #-2824 @ 0xfffff4f8 │ │ │ │ andls r4, r5, #6291456 @ 0x600000 │ │ │ │ addpl pc, r6, sp, lsl #10 │ │ │ │ - bcs fffc66c0 <__read_chk@plt+0xfff612ec> │ │ │ │ + bcs fffc6650 <__read_chk@plt+0xfff6127c> │ │ │ │ ldrbtmi r3, [fp], #28 │ │ │ │ vmlal.s32 , d23, d10 │ │ │ │ ldmdavs r2, {r1, r2, r3, r4, r5, r7, r8, sp} │ │ │ │ @ instruction: 0xf04f6002 │ │ │ │ andcs r0, r0, #0, 4 │ │ │ │ eorcs lr, ip, #68, 18 @ 0x110000 │ │ │ │ stccs 8, cr15, [r8], #272 @ 0x110 │ │ │ │ @@ -35869,201 +35841,201 @@ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0410300 │ │ │ │ @ instruction: 0x462087f2 │ │ │ │ stcpl 5, cr15, [r7, #52] @ 0x34 │ │ │ │ pop {r0, ip, sp, pc} │ │ │ │ - blls 1ec42c <__read_chk@plt+0x187058> │ │ │ │ + blls 1ec3bc <__read_chk@plt+0x186fe8> │ │ │ │ ldmdbvs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0012a58 │ │ │ │ subscs r8, r8, #40 @ 0x28 │ │ │ │ @ instruction: 0xf8df705a │ │ │ │ @ instruction: 0xf85b39c8 │ │ │ │ cmplt ip, r3 │ │ │ │ - blcs a2578 <__read_chk@plt+0x3d1a4> │ │ │ │ + blcs a2508 <__read_chk@plt+0x3d134> │ │ │ │ bicshi pc, r8, #65 @ 0x41 │ │ │ │ @ instruction: 0xf1046963 │ │ │ │ - blcs 884e8 <__read_chk@plt+0x23114> │ │ │ │ + blcs 88478 <__read_chk@plt+0x230a4> │ │ │ │ sbchi pc, fp, #1 │ │ │ │ - blx ff3c4a26 <__read_chk@plt+0xff35f652> │ │ │ │ - blcs a2590 <__read_chk@plt+0x3d1bc> │ │ │ │ + blx 1dc49b6 <__read_chk@plt+0x1d5f5e2> │ │ │ │ + blcs a2520 <__read_chk@plt+0x3d14c> │ │ │ │ sbchi pc, r5, #1 │ │ │ │ @ instruction: 0xf1046ca3 │ │ │ │ tstlt fp, r8, asr #32 │ │ │ │ - blx ff144a3a <__read_chk@plt+0xff0df666> │ │ │ │ + blx 1b449ca <__read_chk@plt+0x1adf5f6> │ │ │ │ tstlt fp, r3, lsr #21 │ │ │ │ eoreq pc, r8, r4, lsl #2 │ │ │ │ - blx fefc4a46 <__read_chk@plt+0xfef5f672> │ │ │ │ + blx 19c49d6 <__read_chk@plt+0x195f602> │ │ │ │ tstlt fp, r3, ror #26 │ │ │ │ subseq pc, r4, r4, lsl #2 │ │ │ │ - blx fee44a52 <__read_chk@plt+0xfeddf67e> │ │ │ │ + blx 18449e2 <__read_chk@plt+0x17df60e> │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c54630 │ │ │ │ @ instruction: 0xf8d8fa33 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ movwcc r5, #50163 @ 0xc3f3 │ │ │ │ @ instruction: 0xf001429c │ │ │ │ @ instruction: 0xf8d88492 │ │ │ │ - blcs 94ffc <__read_chk@plt+0x2fc28> │ │ │ │ + blcs 94f8c <__read_chk@plt+0x2fbb8> │ │ │ │ cmnphi r0, r1 @ p-variant is OBSOLETE │ │ │ │ - blcs a25e0 <__read_chk@plt+0x3d20c> │ │ │ │ + blcs a2570 <__read_chk@plt+0x3d19c> │ │ │ │ msrhi SPSR_fs, r1, asr #32 │ │ │ │ @ instruction: 0xb12a6a22 │ │ │ │ tstlt fp, r3, lsl r8 │ │ │ │ smlattlt fp, r3, ip, r6 │ │ │ │ stmdblt r9!, {r0, r3, r4, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0c54620 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ strbhi pc, [r5], -r1, asr #32 @ │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blcs 3c686c <__read_chk@plt+0x361498> │ │ │ │ - blcc ec6870 <__read_chk@plt+0xe6149c> │ │ │ │ + blcs 3c67fc <__read_chk@plt+0x361428> │ │ │ │ + blcc ec6800 <__read_chk@plt+0xe6142c> │ │ │ │ stmdavs r9, {r0, r2, r8, fp, ip, pc} │ │ │ │ - blvs fe2f4930 <__read_chk@plt+0xfe28f55c> │ │ │ │ + blvs fe2f48c0 <__read_chk@plt+0xfe28f4ec> │ │ │ │ andls r2, r0, r0 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ @ instruction: 0xf898f833 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8880310 │ │ │ │ andcs r3, r0, #244 @ 0xf4 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ - blx ff64456a <__read_chk@plt+0xff5df196> │ │ │ │ + blx ff6444fa <__read_chk@plt+0xff5df126> │ │ │ │ stcllt 0, cr15, [ip], #-0 │ │ │ │ ldrtmi r9, [r0], -r5, lsl #26 │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs sl, {r2, r9, sl, lr}^ │ │ │ │ ldmdbvs fp, {r1, r4, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dfb183 │ │ │ │ ldmdavs r8, {r2, r5, r6, r7, fp, ip} │ │ │ │ @ instruction: 0xf1424479 │ │ │ │ hvclt 36803 @ 0x8fc3 │ │ │ │ andcc r6, r4, r8, lsr #16 │ │ │ │ - blx 1844b02 <__read_chk@plt+0x17df72e> │ │ │ │ + blx 244a92 <__read_chk@plt+0x1df6be> │ │ │ │ ldrtmi r6, [r0], -pc, lsr #16 │ │ │ │ @ instruction: 0xf0044639 │ │ │ │ rsbsvs pc, r8, r1, lsl sl @ │ │ │ │ @ instruction: 0xf47f2c01 │ │ │ │ @ instruction: 0xf000af58 │ │ │ │ - blls 1f76c0 <__read_chk@plt+0x1922ec> │ │ │ │ + blls 1f7650 <__read_chk@plt+0x19227c> │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d86819 │ │ │ │ stmdbvs sl, {r2, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ tstppl sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf000429a │ │ │ │ @ instruction: 0xf8df863a │ │ │ │ ldrbtmi r1, [r9], #-2212 @ 0xfffff75c │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b 1f46528 <__read_chk@plt+0x1ee1154> │ │ │ │ + b fed464b8 <__read_chk@plt+0xfece10e4> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf95cf07b │ │ │ │ ldr r2, [sl, -r0, lsl #8]! │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xa010f8d3 │ │ │ │ svceq 0x0000f1ba │ │ │ │ eorshi pc, r2, #1 │ │ │ │ stmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a2650 <__read_chk@plt+0x3d27c> │ │ │ │ + blcs a25e0 <__read_chk@plt+0x3d20c> │ │ │ │ strbhi pc, [r4, -r0]! @ │ │ │ │ @ instruction: 0xa01cf8da │ │ │ │ - bleq c4cd8 <__read_chk@plt+0x5f904> │ │ │ │ + bleq c4c68 <__read_chk@plt+0x5f894> │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ tstcs r0, r1, lsl #22 │ │ │ │ @ instruction: 0xf0c54650 │ │ │ │ - blls 20736c <__read_chk@plt+0x1a1f98> │ │ │ │ + blls 2072fc <__read_chk@plt+0x1a1f28> │ │ │ │ eoreq lr, fp, r4, asr #18 │ │ │ │ stmdacs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ ldrhi pc, [r7, #1]! │ │ │ │ @ instruction: 0x8014f8d1 │ │ │ │ ldrmi r2, [pc], -r0, lsl #6 │ │ │ │ eormi lr, r8, #323584 @ 0x4f000 │ │ │ │ stmdbvs r0, {r1, r2, sp, lr, pc}^ │ │ │ │ movwcs r3, #5889 @ 0x1701 │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ pkhtbmi r8, r1, sp, asr #1 │ │ │ │ ldrhle r4, [r6, #42]! @ 0x2a │ │ │ │ @ instruction: 0xf844b10b │ │ │ │ - bvs fe36f8e4 <__read_chk@plt+0xfe30a510> │ │ │ │ + bvs fe36f874 <__read_chk@plt+0xfe30a4a0> │ │ │ │ @ instruction: 0xf888fa1f │ │ │ │ @ instruction: 0xf14104da │ │ │ │ stmiavs r3, {r1, r3, r4, r8, pc}^ │ │ │ │ stccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ - blx fecc48f4 <__read_chk@plt+0xfec5f520> │ │ │ │ + blx fecc4884 <__read_chk@plt+0xfec5f4b0> │ │ │ │ strbmi r9, [r0, #-2821] @ 0xfffff4fb │ │ │ │ - bhi fe7626bc <__read_chk@plt+0xfe6fd2e8> │ │ │ │ + bhi fe76264c <__read_chk@plt+0xfe6fd278> │ │ │ │ ldrbhi pc, [r2], #-769 @ 0xfffffcff @ │ │ │ │ svcvc 0x007af5b3 │ │ │ │ strhi pc, [fp, #1]! │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf0014293 │ │ │ │ @ instruction: 0xf854865f │ │ │ │ @ instruction: 0xf1b88ca4 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ strbmi r8, [r0], -r1, lsl #13 │ │ │ │ mrc2 7, 0, pc, cr6, cr13, {7} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ strbmi r8, [r0], -r4, ror #11 │ │ │ │ stchi 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - mrc2 1, 0, pc, cr14, cr10, {3} │ │ │ │ + stc2l 1, cr15, [r6, #488] @ 0x1e8 │ │ │ │ andeq pc, ip, r8, asr #17 │ │ │ │ stccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ stmdage pc, {r0, r1, r4, r8, ip, sp, pc} @ │ │ │ │ - blx ff4c4c1c <__read_chk@plt+0xff45f848> │ │ │ │ + blx 1ec4bac <__read_chk@plt+0x1e5f7d8> │ │ │ │ stcls 8, cr15, [ip], #336 @ 0x150 │ │ │ │ ldrdcs pc, [r8], -r9 │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ ldmdavc r3, {r0, r1, r3, r4, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blls 1e9274 <__read_chk@plt+0x183ea0> │ │ │ │ + blls 1e9204 <__read_chk@plt+0x183e30> │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d96819 │ │ │ │ tstlt fp, ip │ │ │ │ stmdblt r0, {r3, r4, fp, ip, sp, lr}^ │ │ │ │ ldrbcs pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8d24613 │ │ │ │ @ instruction: 0xf8d32b0c │ │ │ │ andcs r3, r1, r8, lsr fp │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ @ instruction: 0xff60f7fe │ │ │ │ stccs 8, cr15, [ip], #336 @ 0x150 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf00b2300 │ │ │ │ - blcs 892f0 <__read_chk@plt+0x23f1c> │ │ │ │ + blcs 89280 <__read_chk@plt+0x23eac> │ │ │ │ msrhi SPSR_fs, #0 │ │ │ │ eorcc pc, r7, sl, asr r8 @ │ │ │ │ addeq lr, r7, sl, lsl #22 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1618365 │ │ │ │ - @ instruction: 0xf854fa9b │ │ │ │ + @ instruction: 0xf854fa43 │ │ │ │ @ instruction: 0xf0c50cac │ │ │ │ @ instruction: 0xf84afb15 │ │ │ │ cmp fp, #39 @ 0x27 │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x73acf8d8 │ │ │ │ @ instruction: 0xf0012f00 │ │ │ │ - blls 1e95bc <__read_chk@plt+0x1841e8> │ │ │ │ + blls 1e954c <__read_chk@plt+0x184178> │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ @ instruction: 0x2016f9b1 │ │ │ │ ldmvs pc!, {r2, sp, lr, pc} @ │ │ │ │ svccs 0x00003301 │ │ │ │ orrshi pc, ip, #1 │ │ │ │ @ instruction: 0xd1f8429a │ │ │ │ cmplt r0, r8, lsl #18 │ │ │ │ @ instruction: 0x3708f8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a27b4 <__read_chk@plt+0x3d3e0> │ │ │ │ + blcs a2744 <__read_chk@plt+0x3d370> │ │ │ │ bicshi pc, fp, r1, asr #32 │ │ │ │ tstcs r0, r0, asr #18 │ │ │ │ - blx fecc4a68 <__read_chk@plt+0xfec5f694> │ │ │ │ + blx fecc49f8 <__read_chk@plt+0xfec5f624> │ │ │ │ eoreq lr, fp, r4, asr #18 │ │ │ │ stmdavs r1, {r3, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavs r8!, {r0, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf155b120 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, sl, r1 │ │ │ │ teqlt r8, r8, lsr r8 │ │ │ │ @@ -36071,118 +36043,118 @@ │ │ │ │ @ instruction: 0xf1556859 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, r0, r1 │ │ │ │ stccc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8446958 │ │ │ │ stmdacs r0, {r2, r3, r5, r7, sl, fp} │ │ │ │ andscs sp, r8, r5, ror #3 │ │ │ │ - blx ff344d1a <__read_chk@plt+0xff2df946> │ │ │ │ + blx 1d44caa <__read_chk@plt+0x1cdf8d6> │ │ │ │ andvs r2, r3, r0, lsl #6 │ │ │ │ subvs r4, r3, r1, lsl #13 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ cmpvs r3, r3, lsl #2 │ │ │ │ @ instruction: 0xf17a6838 │ │ │ │ - @ instruction: 0xf8d8fd8d │ │ │ │ + @ instruction: 0xf8d8fd35 │ │ │ │ @ instruction: 0xf8c935d4 │ │ │ │ @ instruction: 0xf5030004 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf17a0b0c │ │ │ │ - @ instruction: 0xf8d8fd83 │ │ │ │ + @ instruction: 0xf8d8fd2b │ │ │ │ @ instruction: 0xf8c935d4 │ │ │ │ @ instruction: 0xf5030008 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf17a0b38 │ │ │ │ - @ instruction: 0xf854fd79 │ │ │ │ + @ instruction: 0xf854fd21 │ │ │ │ @ instruction: 0xf8c92ca8 │ │ │ │ - bcs 8880c <__read_chk@plt+0x23438> │ │ │ │ + bcs 8879c <__read_chk@plt+0x233c8> │ │ │ │ strhi pc, [r3, #-1] │ │ │ │ @ instruction: 0xf8446953 │ │ │ │ tstlt fp, ip, lsr #25 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andsls pc, r4, r2, asr #17 │ │ │ │ stcls 8, cr15, [ip], #272 @ 0x110 │ │ │ │ stmdavs fp!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ - bhi fe863268 <__read_chk@plt+0xfe7fde94> │ │ │ │ + bhi fe8631f8 <__read_chk@plt+0xfe7fde24> │ │ │ │ @ instruction: 0xf14104d3 │ │ │ │ @ instruction: 0xf8d98121 │ │ │ │ @ instruction: 0xf844300c │ │ │ │ @ instruction: 0xf0ab3ca4 │ │ │ │ stmdavs fp!, {r0, r1, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bhi fe7592f8 <__read_chk@plt+0xfe6f3f24> │ │ │ │ + bhi fe759288 <__read_chk@plt+0xfe6f3eb4> │ │ │ │ @ instruction: 0x83a3f301 │ │ │ │ svcvc 0x007af5b3 │ │ │ │ ldrhi pc, [r5, #-1]! │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf0014293 │ │ │ │ @ instruction: 0xf8548591 │ │ │ │ svccs 0x00007ca4 │ │ │ │ strbhi pc, [r6, #1]! @ │ │ │ │ @ instruction: 0xf7fd4638 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [sl, #-1]! @ │ │ │ │ @ instruction: 0xf8544638 │ │ │ │ @ instruction: 0xf17a7cac │ │ │ │ - rscsvs pc, r8, fp, lsr sp @ │ │ │ │ + rscsvs pc, r8, r3, ror #25 │ │ │ │ stccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ stmdage pc, {r0, r1, r4, r8, ip, sp, pc} @ │ │ │ │ - @ instruction: 0xf9eef161 │ │ │ │ + @ instruction: 0xf996f161 │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - bcs a2b4c <__read_chk@plt+0x3d778> │ │ │ │ + bcs a2adc <__read_chk@plt+0x3d708> │ │ │ │ teqphi r6, r1 @ p-variant is OBSOLETE │ │ │ │ - blcs a68b8 <__read_chk@plt+0x414e4> │ │ │ │ + blcs a6848 <__read_chk@plt+0x41474> │ │ │ │ msrhi CPSR_fs, r1 │ │ │ │ ldmdavs r9, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ strdlt r6, [fp, -fp] │ │ │ │ stmdblt r0, {r3, r4, fp, ip, sp, lr}^ │ │ │ │ ldrbcs pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8d24613 │ │ │ │ @ instruction: 0xf8d32b0c │ │ │ │ andcs r3, r1, r8, lsr fp │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ @ instruction: 0xf8dfe280 │ │ │ │ andcs r1, r5, #188, 10 @ 0x2f000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb r4, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip!, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbcs r2, lr, #0, 6 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ - blx fe744a0e <__read_chk@plt+0xfe6df63a> │ │ │ │ + blx fe74499e <__read_chk@plt+0xfe6df5ca> │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ @ instruction: 0xf5068655 │ │ │ │ @ instruction: 0xf8d85840 │ │ │ │ ldmdavs r3, {r2, r4, r6, r7, r8, sl, sp} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ @ instruction: 0xf8df83a6 │ │ │ │ ldrmi r3, [r1], r0, lsl #11 │ │ │ │ strge pc, [r8, #2271] @ 0x8df │ │ │ │ strvs pc, [ip, #578]! @ 0x242 │ │ │ │ @ instruction: 0xf85b44fa │ │ │ │ @ instruction: 0xf8da7003 │ │ │ │ - bllt 9548e0 <__read_chk@plt+0x8ef50c> │ │ │ │ + bllt 954870 <__read_chk@plt+0x8ef49c> │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ - blx 2468da <__read_chk@plt+0x1e1506> │ │ │ │ + blx 24686a <__read_chk@plt+0x1e1496> │ │ │ │ @ instruction: 0xf8d8b1f8 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ andscc r5, r4, #-1879048191 @ 0x90000001 │ │ │ │ mulsle r8, r1, r5 │ │ │ │ andspl pc, sl, #12582912 @ 0xc00000 │ │ │ │ mulsle r4, r1, r5 │ │ │ │ ldrmi r4, [r9, #1067] @ 0x42b │ │ │ │ ldmdavs fp!, {r0, r4, ip, lr, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d9875b │ │ │ │ @ instruction: 0xf1093014 │ │ │ │ tstlt fp, r4, lsl r0 │ │ │ │ - @ instruction: 0xf98ef161 │ │ │ │ + @ instruction: 0xf936f161 │ │ │ │ ldrdcc pc, [r8], -r9 @ │ │ │ │ @ instruction: 0xf109b11b │ │ │ │ @ instruction: 0xf1610028 │ │ │ │ - @ instruction: 0xf859f987 │ │ │ │ - blcs 985e0 <__read_chk@plt+0x3320c> │ │ │ │ + @ instruction: 0xf859f92f │ │ │ │ + blcs 98570 <__read_chk@plt+0x3319c> │ │ │ │ @ instruction: 0xf8d8d1d3 │ │ │ │ ldmdavs fp!, {r2, r4, r6, r7, r8, sl, sp} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ @ instruction: 0xf502806c │ │ │ │ ldcge 3, cr5, [r0, #-0] │ │ │ │ @ instruction: 0x1694f8d3 │ │ │ │ @ instruction: 0xf0012900 │ │ │ │ @@ -36196,35 +36168,35 @@ │ │ │ │ @ instruction: 0xf844f9a5 │ │ │ │ @ instruction: 0xf8d90ca4 │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ @ instruction: 0xf99ef0c5 │ │ │ │ stmdb r4, {r4, r8, sl, fp, sp, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r3, r5} │ │ │ │ strls sp, [r6, #-62] @ 0xffffffc2 │ │ │ │ - beq fc4dbc <__read_chk@plt+0xf5f9e8> │ │ │ │ + beq fc4d4c <__read_chk@plt+0xf5f978> │ │ │ │ stmvs r2, {r0, r2, r5, r9, sl, lr} │ │ │ │ andcc fp, r8, r2, lsl r1 │ │ │ │ - @ instruction: 0xf952f161 │ │ │ │ + @ instruction: 0xf8faf161 │ │ │ │ stceq 8, cr15, [ip], #340 @ 0x154 │ │ │ │ smlawtlt r2, r2, r8, r6 │ │ │ │ @ instruction: 0xf161300c │ │ │ │ - @ instruction: 0xf855f94b │ │ │ │ + @ instruction: 0xf855f8f3 │ │ │ │ @ instruction: 0xf8550cac │ │ │ │ ldmdblt r4, {r2, r5, r7, sl, fp, lr} │ │ │ │ @ instruction: 0xf855e021 │ │ │ │ stmdavs r0, {r2, r3, r5, r7, sl, fp}^ │ │ │ │ stmdavs r1!, {r4, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf155b181 │ │ │ │ stmdblt r8!, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stcne 8, cr15, [ip], #340 @ 0x154 │ │ │ │ stmdbvs fp, {r1, r5, r7, fp, sp, lr} │ │ │ │ stmiavs r2!, {r1, r3, r7, sp, lr}^ │ │ │ │ sbcvs r6, sl, r0, lsr #1 │ │ │ │ tstlt fp, r0, ror #1 │ │ │ │ - bcs a2e60 <__read_chk@plt+0x3da8c> │ │ │ │ + bcs a2df0 <__read_chk@plt+0x3da1c> │ │ │ │ strbthi pc, [r8], r0 @ │ │ │ │ @ instruction: 0x2c006964 │ │ │ │ @ instruction: 0xf855d1e5 │ │ │ │ tstlt r2, r4, lsr #25 │ │ │ │ @ instruction: 0xf0bf4650 │ │ │ │ @ instruction: 0xf855ff67 │ │ │ │ stmdbvs r0, {r2, r3, r5, r7, sl, fp}^ │ │ │ │ @@ -36236,15 +36208,15 @@ │ │ │ │ @ instruction: 0xf0c50ca8 │ │ │ │ @ instruction: 0xf854fa53 │ │ │ │ @ instruction: 0xf8c93ca8 │ │ │ │ tstlt fp, r0 │ │ │ │ andeq pc, r8, r5, lsr #3 │ │ │ │ @ instruction: 0xff4ef0bf │ │ │ │ @ instruction: 0xf8d8683b │ │ │ │ - blcs 92178 <__read_chk@plt+0x2cda4> │ │ │ │ + blcs 92108 <__read_chk@plt+0x2cd34> │ │ │ │ strbhi pc, [r8, r0]! @ │ │ │ │ movwpl pc, #1282 @ 0x502 @ │ │ │ │ @ instruction: 0x1670f8d3 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf50287cb │ │ │ │ @ instruction: 0xf1095919 │ │ │ │ @ instruction: 0xf8d30930 │ │ │ │ @@ -36254,29 +36226,29 @@ │ │ │ │ @ instruction: 0xf0c5b11b │ │ │ │ @ instruction: 0xf844f92f │ │ │ │ @ instruction: 0xf8d90ca4 │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ @ instruction: 0xf928f0c5 │ │ │ │ eoreq lr, fp, r4, asr #18 │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ - beq 1c5104 <__read_chk@plt+0x15fd30> │ │ │ │ + beq 1c5094 <__read_chk@plt+0x15fcc0> │ │ │ │ strtmi r9, [r5], -r6, lsl #10 │ │ │ │ tstlt r2, r2, lsl #17 │ │ │ │ @ instruction: 0xf1613008 │ │ │ │ - @ instruction: 0xf855f8dd │ │ │ │ + @ instruction: 0xf855f885 │ │ │ │ stmiavs r2, {r2, r3, r5, r7, sl, fp}^ │ │ │ │ andcc fp, ip, r2, lsr #2 │ │ │ │ - @ instruction: 0xf8d6f161 │ │ │ │ + @ instruction: 0xf87ef161 │ │ │ │ stceq 8, cr15, [ip], #340 @ 0x154 │ │ │ │ stcmi 8, cr15, [r4], #340 @ 0x154 │ │ │ │ eor fp, r1, r4, lsl r9 │ │ │ │ stceq 8, cr15, [ip], #340 @ 0x154 │ │ │ │ orrslt r6, r0, r0, asr #16 │ │ │ │ orrlt r6, r1, r1, ror #16 │ │ │ │ - blx 7c4ffe <__read_chk@plt+0x75fc2a> │ │ │ │ + blx 7c4f8e <__read_chk@plt+0x75fbba> │ │ │ │ @ instruction: 0xf855b968 │ │ │ │ stmiavs r2!, {r2, r3, r5, r7, sl, fp, ip} │ │ │ │ addvs r6, sl, fp, lsl #18 │ │ │ │ adcvs r6, r0, r2, ror #17 │ │ │ │ rscvs r6, r0, sl, asr #1 │ │ │ │ stmdbvs r2!, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @@ -36286,15 +36258,15 @@ │ │ │ │ @ instruction: 0x4650b112 │ │ │ │ mrc2 0, 7, pc, cr2, cr15, {5} │ │ │ │ stceq 8, cr15, [ip], #340 @ 0x154 │ │ │ │ @ instruction: 0xf8456940 │ │ │ │ stmdacs r0, {r2, r3, r5, r7, sl, fp} │ │ │ │ strtmi sp, [ip], -r6, asr #3 │ │ │ │ strbmi r9, [r8], -r6, lsl #26 │ │ │ │ - blx ffb44ec4 <__read_chk@plt+0xffadfaf0> │ │ │ │ + blx ffb44e54 <__read_chk@plt+0xffadfa80> │ │ │ │ stceq 8, cr15, [r8], #336 @ 0x150 │ │ │ │ @ instruction: 0xf9def0c5 │ │ │ │ stccc 8, cr15, [r8], #336 @ 0x150 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf1a5b11b │ │ │ │ @ instruction: 0xf0bf0008 │ │ │ │ ldmdavs sl!, {r0, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -36306,69 +36278,69 @@ │ │ │ │ cmplt r3, #192, 12 @ 0xc000000 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0c52100 │ │ │ │ stmdb r4, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ orrslt r0, r0, fp, lsr #32 │ │ │ │ tstlt r3, r3, lsl #17 │ │ │ │ @ instruction: 0xf1613008 │ │ │ │ - @ instruction: 0xf854f87d │ │ │ │ + @ instruction: 0xf854f825 │ │ │ │ stmiavs r3, {r2, r3, r5, r7, sl, fp}^ │ │ │ │ andcc fp, ip, r3, lsr #2 │ │ │ │ - @ instruction: 0xf876f161 │ │ │ │ + @ instruction: 0xf81ef161 │ │ │ │ stceq 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8446940 │ │ │ │ stmdacs r0, {r2, r3, r5, r7, sl, fp} │ │ │ │ strbmi sp, [r8], -ip, ror #3 │ │ │ │ - blx fed44f34 <__read_chk@plt+0xfecdfb60> │ │ │ │ + blx fed44ec4 <__read_chk@plt+0xfecdfaf0> │ │ │ │ stceq 8, cr15, [r8], #336 @ 0x150 │ │ │ │ @ instruction: 0xf9a6f0c5 │ │ │ │ stccc 8, cr15, [r8], #336 @ 0x150 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf1a5b11b │ │ │ │ @ instruction: 0xf0bf0008 │ │ │ │ ldmdavs sl!, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ msrcc CPSR_fxc, r8 @ │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ smlawbcc fp, r8, r8, pc @ │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d3872b │ │ │ │ ldrsbtcs r7, [sl], r4 │ │ │ │ - blx 1c4e9e <__read_chk@plt+0x15faca> │ │ │ │ + blx 1c4e2e <__read_chk@plt+0x15fa5a> │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0c54638 │ │ │ │ stmdacs r0, {r0, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, sp, r1, asr #32 │ │ │ │ @ instruction: 0xf0c44630 │ │ │ │ smlabtcs r0, r5, lr, pc @ │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf88af0ea │ │ │ │ ldmdavs r8!, {r0, r2, r8, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xfffcf006 │ │ │ │ @ instruction: 0x46386038 │ │ │ │ - blx 544be2 <__read_chk@plt+0x4df80e> │ │ │ │ + blx 544b72 <__read_chk@plt+0x4df79e> │ │ │ │ @ instruction: 0xf1a54ba3 │ │ │ │ @ instruction: 0x46300214 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ ldccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ ldrtmi r6, [r9], -fp, lsl #1 │ │ │ │ ldc2 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ ldccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ @ instruction: 0xf15f603b │ │ │ │ - @ instruction: 0xf898fcd7 │ │ │ │ + @ instruction: 0xf898fc7f │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8880320 │ │ │ │ ldrsh r3, [r3, -r4] │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x9010f8d3 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blmi fe43cc30 <__read_chk@plt+0xfe3d785c> │ │ │ │ + blmi fe43cbc0 <__read_chk@plt+0xfe3d77ec> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a2c84 <__read_chk@plt+0x3d8b0> │ │ │ │ + blcs a2c14 <__read_chk@plt+0x3d840> │ │ │ │ ldrbhi pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x9014f8d9 │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf846f0c5 │ │ │ │ stmdb r4, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdavs r9, {r0, r1, r3, r5} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @@ -36384,36 +36356,36 @@ │ │ │ │ ldmdavc sl, {r0, r1, r3, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0002a58 │ │ │ │ subscs r8, r8, #111149056 @ 0x6a00000 │ │ │ │ @ instruction: 0xf854705a │ │ │ │ bicslt r0, r8, ip, lsr #25 │ │ │ │ smlawtlt r3, r3, r8, r6 │ │ │ │ @ instruction: 0xf160300c │ │ │ │ - @ instruction: 0xf854ffe1 │ │ │ │ + @ instruction: 0xf854ff89 │ │ │ │ stmvs r3, {r2, r3, r5, r7, sl, fp} │ │ │ │ andcc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xffdaf160 │ │ │ │ + @ instruction: 0xff82f160 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf859d00c │ │ │ │ - bl 2d4d2c <__read_chk@plt+0x26f958> │ │ │ │ + bl 2d4cbc <__read_chk@plt+0x26f8e8> │ │ │ │ teqlt fp, r7, lsl #1 │ │ │ │ - @ instruction: 0xffd0f160 │ │ │ │ + @ instruction: 0xff78f160 │ │ │ │ stceq 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf84af0c5 │ │ │ │ eoreq pc, r7, r9, asr #16 │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c44630 │ │ │ │ @ instruction: 0xf15ffe47 │ │ │ │ - @ instruction: 0xf898fc77 │ │ │ │ + @ instruction: 0xf898fc1f │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8880320 │ │ │ │ @ instruction: 0xf85430f4 │ │ │ │ tstlt r3, r8, lsr #25 │ │ │ │ @ instruction: 0xf0bfa80e │ │ │ │ - blls 2084b0 <__read_chk@plt+0x1a30dc> │ │ │ │ + blls 208440 <__read_chk@plt+0x1a306c> │ │ │ │ tstlt r1, r9, lsl r8 │ │ │ │ @ instruction: 0xf8d86b89 │ │ │ │ strcs r2, [r0], #-1492 @ 0xfffffa2c │ │ │ │ @ instruction: 0xf5024630 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @ instruction: 0xf8d23b38 │ │ │ │ strls r2, [r0], #-2828 @ 0xfffff4f4 │ │ │ │ @@ -36425,17 +36397,17 @@ │ │ │ │ ldmdavs r9, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf9b12300 │ │ │ │ and r2, r4, r6, lsl r0 │ │ │ │ movwcc r6, #6335 @ 0x18bf │ │ │ │ @ instruction: 0xf0012f00 │ │ │ │ addsmi r8, sl, #165 @ 0xa5 │ │ │ │ stmdbvs r8, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - blmi 13751fc <__read_chk@plt+0x130fe28> │ │ │ │ + blmi 137518c <__read_chk@plt+0x130fdb8> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a2d90 <__read_chk@plt+0x3d9bc> │ │ │ │ + blcs a2d20 <__read_chk@plt+0x3d94c> │ │ │ │ strhi pc, [sp], r0, asr #32 │ │ │ │ tstcs r0, r0, asr #18 │ │ │ │ @ instruction: 0xffc2f0c4 │ │ │ │ eoreq lr, fp, r4, asr #18 │ │ │ │ stmdavs r1, {r3, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavs r8!, {r0, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf155b120 │ │ │ │ @@ -36447,15 +36419,15 @@ │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [sl] @ │ │ │ │ stccc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8446958 │ │ │ │ stmdacs r0, {r2, r3, r5, r7, sl, fp} │ │ │ │ stmdbls r5, {r0, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, fp, sp, lr}^ │ │ │ │ - bcs 16a6edc <__read_chk@plt+0x1641b08> │ │ │ │ + bcs 16a6e6c <__read_chk@plt+0x1641a98> │ │ │ │ subscs fp, r8, #20, 30 @ 0x50 │ │ │ │ subsvc r2, sl, r0, lsr #4 │ │ │ │ tstlt r1, r9, lsl #16 │ │ │ │ @ instruction: 0xf8d86b89 │ │ │ │ @ instruction: 0x463025d4 │ │ │ │ @ instruction: 0xf5022700 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @@ -36477,15 +36449,15 @@ │ │ │ │ stmdage lr, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ ldc2l 0, cr15, [r4, #-764]! @ 0xfffffd04 │ │ │ │ andcs r9, r0, #5120 @ 0x1400 │ │ │ │ ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0066919 │ │ │ │ ldrtmi pc, [r0], -fp, lsl #31 @ │ │ │ │ stc2 0, cr15, [sl, #784]! @ 0x310 │ │ │ │ - blx ff74536a <__read_chk@plt+0xff6dff96> │ │ │ │ + blx fe1452fa <__read_chk@plt+0xfe0dff26> │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xf506e016 │ │ │ │ adcscs r5, sl, r0, asr #8 │ │ │ │ @ instruction: 0xf9bef0c0 │ │ │ │ strmi r2, [r1], -r1, lsl #6 │ │ │ │ @@ -36496,108 +36468,108 @@ │ │ │ │ @ instruction: 0xff0cf004 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0066918 │ │ │ │ strcs pc, [r1], #-3873 @ 0xfffff0df │ │ │ │ - bllt 186e34 <__read_chk@plt+0x121a60> │ │ │ │ - eorseq r6, r9, lr, asr #10 │ │ │ │ - eorseq r6, r9, lr, lsr r5 │ │ │ │ + bllt 186dc4 <__read_chk@plt+0x1219f0> │ │ │ │ + ldrhteq r6, [r9], -lr │ │ │ │ + eorseq r6, r9, lr, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r9, r8, lsr r4 │ │ │ │ + eorseq r6, r9, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq fp, lr, r8, lsr r7 │ │ │ │ - andseq sl, ip, r2, ror #1 │ │ │ │ - andseq r9, ip, r2, lsl #25 │ │ │ │ - eorseq r4, pc, r0, lsl r8 @ │ │ │ │ + andseq fp, lr, ip, asr #12 │ │ │ │ + @ instruction: 0x001c9ff6 │ │ │ │ + mulseq ip, r6, fp │ │ │ │ + eorseq r4, pc, r0, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ @ instruction: 0xf5069b05 │ │ │ │ ldmdavs fp, {r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d8691a │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ addmi r5, sl, #-2147483642 @ 0x80000006 │ │ │ │ strbhi pc, [r9, r0]! @ │ │ │ │ tstppl r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ addsmi r3, sl, #20, 6 @ 0x50000000 │ │ │ │ @ instruction: 0x83b7f000 │ │ │ │ usatne pc, #20, pc, asr #17 @ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - blls 1f7cd4 <__read_chk@plt+0x192900> │ │ │ │ - bvs fe722f00 <__read_chk@plt+0xfe6bdb2c> │ │ │ │ + blls 1f7c64 <__read_chk@plt+0x192890> │ │ │ │ + bvs fe722e90 <__read_chk@plt+0xfe6bdabc> │ │ │ │ @ instruction: 0xf10004d5 │ │ │ │ andcs r8, r0, #1409286146 @ 0x54000002 │ │ │ │ @ instruction: 0x46116918 │ │ │ │ cdp2 0, 10, cr15, cr12, cr6, {0} │ │ │ │ ldmdavs sl, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x8010f8d2 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - bvs fe56ac8c <__read_chk@plt+0xfe5058b8> │ │ │ │ - beq bc52d8 <__read_chk@plt+0xb5ff04> │ │ │ │ + bvs fe56ac1c <__read_chk@plt+0xfe505848> │ │ │ │ + beq bc5268 <__read_chk@plt+0xb5fe94> │ │ │ │ @ instruction: 0xf10004d9 │ │ │ │ @ instruction: 0x46c18398 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrhi pc, [sp], r0 │ │ │ │ ssatcc pc, #21, pc, asr #17 @ │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a2fc0 <__read_chk@plt+0x3dbec> │ │ │ │ + blcs a2f50 <__read_chk@plt+0x3db7c> │ │ │ │ strhi pc, [ip, #64] @ 0x40 │ │ │ │ @ instruction: 0x3014f8d9 │ │ │ │ ldreq pc, [r4, #-265] @ 0xfffffef7 │ │ │ │ @ instruction: 0xf8448a92 │ │ │ │ andls r3, r6, #164, 24 @ 0xa400 │ │ │ │ cdp2 0, 5, cr15, cr14, cr10, {5} │ │ │ │ - bls 22fb04 <__read_chk@plt+0x1ca730> │ │ │ │ + bls 22fa94 <__read_chk@plt+0x1ca6c0> │ │ │ │ addmi r6, r2, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf2c08a9b │ │ │ │ @ instruction: 0xf5b386f7 │ │ │ │ @ instruction: 0xf0017f7a │ │ │ │ vhadd.s8 q12, q0, │ │ │ │ addsmi r3, r3, #-1879048178 @ 0x9000000e │ │ │ │ addhi pc, r8, r1 │ │ │ │ stccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldrmi r8, [r8], -r5, asr #32 │ │ │ │ @ instruction: 0xf7fd9306 │ │ │ │ - blls 24762c <__read_chk@plt+0x1e2258> │ │ │ │ + blls 2475bc <__read_chk@plt+0x1e21e8> │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0x46188059 │ │ │ │ - @ instruction: 0xf9ccf17a │ │ │ │ + @ instruction: 0xf974f17a │ │ │ │ @ instruction: 0xf8546028 │ │ │ │ tstlt sl, r4, lsr #25 │ │ │ │ @ instruction: 0xf160a80f │ │ │ │ - andcs pc, r0, #2032 @ 0x7f0 │ │ │ │ + andcs pc, r0, #624 @ 0x270 │ │ │ │ strbmi r2, [r8], -r1, lsl #2 │ │ │ │ @ instruction: 0xffccf0c0 │ │ │ │ - blcs a3034 <__read_chk@plt+0x3dc60> │ │ │ │ + blcs a2fc4 <__read_chk@plt+0x3dbf0> │ │ │ │ strbhi pc, [r4, #64]! @ 0x40 @ │ │ │ │ @ instruction: 0x3014f8d9 │ │ │ │ strbmi fp, [r1, #355] @ 0x163 │ │ │ │ orrhi pc, r1, r1 │ │ │ │ movweq pc, #440 @ 0x1b8 @ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svclt 0x001845d1 │ │ │ │ - blcs 91b68 <__read_chk@plt+0x2c794> │ │ │ │ + blcs 91af8 <__read_chk@plt+0x2c724> │ │ │ │ ldrbhi pc, [lr, #64]! @ 0x40 @ │ │ │ │ andcs r4, r0, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xf0064630 │ │ │ │ ldrtmi pc, [r0], -r1, asr #29 @ │ │ │ │ stc2l 0, cr15, [r0], #784 @ 0x310 │ │ │ │ ldmdavs r9, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbhi pc, [r1], -r0 @ │ │ │ │ - blcs a3078 <__read_chk@plt+0x3dca4> │ │ │ │ + blcs a3008 <__read_chk@plt+0x3dc34> │ │ │ │ ldrhi pc, [ip, #64]! @ 0x40 │ │ │ │ @ instruction: 0x2014f8d8 │ │ │ │ ldrdcc pc, [r0], #-136 @ 0xffffff78 │ │ │ │ andls r2, r0, r1 │ │ │ │ @ instruction: 0xf5064630 │ │ │ │ @ instruction: 0xf7fe5640 │ │ │ │ @ instruction: 0xf15ffafb │ │ │ │ - @ instruction: 0xf896fafb │ │ │ │ + @ instruction: 0xf896faa3 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860320 │ │ │ │ @ instruction: 0xe73730f4 │ │ │ │ @ instruction: 0xf8df9a05 │ │ │ │ ldmdavs r0, {r3, r6, r7, r8, sl, lr} │ │ │ │ strbcs pc, [r4, #2271] @ 0x8df @ │ │ │ │ andvc pc, r4, fp, asr r8 @ │ │ │ │ @@ -36605,219 +36577,219 @@ │ │ │ │ @ instruction: 0xf85b69c1 │ │ │ │ @ instruction: 0xf85b6002 │ │ │ │ adcsmi r4, r9, #4 │ │ │ │ adcsmi fp, r1, #24, 30 @ 0x60 │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ adcmi r2, r1, #0, 4 │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ - bcs 897f0 <__read_chk@plt+0x2441c> │ │ │ │ + bcs 89780 <__read_chk@plt+0x243ac> │ │ │ │ eorshi pc, sl, #0 │ │ │ │ @ instruction: 0xf0014618 │ │ │ │ strmi pc, [r4], -r5, asr #27 │ │ │ │ - blt ff246ff8 <__read_chk@plt+0xff1e1c24> │ │ │ │ + blt ff246f88 <__read_chk@plt+0xff1e1bb4> │ │ │ │ @ instruction: 0xe6db371c │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ - beq ff6c5440 <__read_chk@plt+0xff66006c> │ │ │ │ + beq ff6c53d0 <__read_chk@plt+0xff65fffc> │ │ │ │ ldrbtmi r4, [fp], #-1713 @ 0xfffff94f │ │ │ │ @ instruction: 0xf8df9307 │ │ │ │ ldrbtmi r3, [fp], #-1408 @ 0xfffffa80 │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ @ instruction: 0xf8d89306 │ │ │ │ ldmvs sp, {r7, r9, ip, sp}^ │ │ │ │ mvncs pc, #64, 4 │ │ │ │ @ instruction: 0xf1c5429f │ │ │ │ svclt 0x00180500 │ │ │ │ @ instruction: 0xf0002600 │ │ │ │ stmdbls r7, {r0, r3, r4, r7, r8, r9, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldc 7, cr15, [r6, #-876]! @ 0xfffffc94 │ │ │ │ + stcl 7, cr15, [lr, #-876]! @ 0xfffffc94 │ │ │ │ strtmi r9, [r9], -r6, lsl #22 │ │ │ │ stmib sp, {ip, pc}^ │ │ │ │ andcs r6, r0, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x96034650 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - stc2 1, cr15, [r2], {92} @ 0x5c │ │ │ │ + blx feb4555a <__read_chk@plt+0xfeae0186> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ orrshi pc, r9, #64 @ 0x40 │ │ │ │ ldrbmi r2, [r0], -r1, lsl #2 │ │ │ │ mcr2 0, 6, pc, cr12, cr12, {7} @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x46508737 │ │ │ │ @ instruction: 0xf9f4f7fe │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8988644 │ │ │ │ @ instruction: 0x465030f4 │ │ │ │ @ instruction: 0xf043464e │ │ │ │ @ instruction: 0xf8880304 │ │ │ │ @ instruction: 0xf14130f4 │ │ │ │ @ instruction: 0x4650fd51 │ │ │ │ - svc 0x0014f7db │ │ │ │ + svc 0x004cf7db │ │ │ │ strtmi r1, [r3], #-3651 @ 0xfffff1bd │ │ │ │ @ instruction: 0xf8134650 │ │ │ │ - bcs f140c0 <__read_chk@plt+0xeaecec> │ │ │ │ + bcs f14050 <__read_chk@plt+0xeaec7c> │ │ │ │ andcs fp, r0, #4, 30 │ │ │ │ stccs 8, cr15, [r8], {3} │ │ │ │ stc2 1, cr15, [r0, #-260]! @ 0xfffffefc │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ andscs sl, r8, r7, lsl #21 │ │ │ │ - @ instruction: 0xff36f160 │ │ │ │ + cdp2 1, 13, cr15, cr14, cr0, {3} │ │ │ │ movwcs r4, #1665 @ 0x681 │ │ │ │ @ instruction: 0xf8c94650 │ │ │ │ @ instruction: 0xf8c93000 │ │ │ │ @ instruction: 0xf8c93004 │ │ │ │ @ instruction: 0xf8c93008 │ │ │ │ @ instruction: 0xf8c9300c │ │ │ │ @ instruction: 0xf8c93010 │ │ │ │ @ instruction: 0xf17a3014 │ │ │ │ - @ instruction: 0xf8c9f8f3 │ │ │ │ + @ instruction: 0xf8c9f89b │ │ │ │ strbmi r0, [r8], -r4 │ │ │ │ cdp2 0, 2, cr15, cr6, cr4, {6} │ │ │ │ ldrcc pc, [r4], #2271 @ 0x8df │ │ │ │ vhadd.s8 d25, d0, d6 │ │ │ │ @ instruction: 0xf85b21e7 │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ vaba.s8 q12, q1, │ │ │ │ addmi r6, pc, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xf44fbf08 │ │ │ │ ldrmi r5, [r3], #-538 @ 0xfffffde6 │ │ │ │ - beq 5c5520 <__read_chk@plt+0x56014c> │ │ │ │ + beq 5c54b0 <__read_chk@plt+0x5600dc> │ │ │ │ teqlt fp, fp, asr r9 │ │ │ │ @ instruction: 0xb12a681a │ │ │ │ ldmdblt sl, {r1, r4, fp, ip, sp, lr} │ │ │ │ - blcs a3290 <__read_chk@plt+0x3debc> │ │ │ │ + blcs a3220 <__read_chk@plt+0x3de4c> │ │ │ │ orrhi pc, pc, r1 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r3, {r0, r2, r5, r6, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf04f8761 │ │ │ │ @ instruction: 0xf8520900 │ │ │ │ strbmi r3, [r8], -r4, lsl #30 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ addeq r3, r5, r3 │ │ │ │ @ instruction: 0x46294650 │ │ │ │ - blx fee456de <__read_chk@plt+0xfede030a> │ │ │ │ + blx 184566e <__read_chk@plt+0x17e029a> │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ andeq pc, r8, #1073741865 @ 0x40000029 │ │ │ │ strmi r1, [r2], #-3883 @ 0xfffff0d5 │ │ │ │ andsvs r9, r1, r6, lsl #18 │ │ │ │ sbcpl r2, r2, r0, lsl #4 │ │ │ │ @ instruction: 0xf0c44630 │ │ │ │ - blls 208108 <__read_chk@plt+0x1a2d34> │ │ │ │ - bcs a31e0 <__read_chk@plt+0x3de0c> │ │ │ │ + blls 208098 <__read_chk@plt+0x1a2cc4> │ │ │ │ + bcs a3170 <__read_chk@plt+0x3dd9c> │ │ │ │ sbchi pc, r5, #64 @ 0x40 │ │ │ │ - bcs ffa85a80 <__read_chk@plt+0xffa206ac> │ │ │ │ + bcs ffa85a10 <__read_chk@plt+0xffa2063c> │ │ │ │ streq lr, [sl, #-2983] @ 0xfffff459 │ │ │ │ @ instruction: 0xf585fab5 │ │ │ │ - blls 1cb740 <__read_chk@plt+0x16636c> │ │ │ │ + blls 1cb6d0 <__read_chk@plt+0x1662fc> │ │ │ │ @ instruction: 0xf1b9601a │ │ │ │ tstle lr, r0, lsl #30 │ │ │ │ @ instruction: 0xf8446b91 │ │ │ │ stmdbcs r0, {r4, r5, r7, sl, fp, ip} │ │ │ │ tstphi r3, r1 @ p-variant is OBSOLETE │ │ │ │ - blvs fe3afdb8 <__read_chk@plt+0xfe34a9e4> │ │ │ │ - blvs 14a1218 <__read_chk@plt+0x143be44> │ │ │ │ + blvs fe3afd48 <__read_chk@plt+0xfe34a974> │ │ │ │ + blvs 14a11a8 <__read_chk@plt+0x143bdd4> │ │ │ │ @ instruction: 0xf0012c00 │ │ │ │ cmnvs r0, #-1073741811 @ 0xc000000d │ │ │ │ orrvs fp, r4, #0, 2 │ │ │ │ strcs r4, [r0], #-2296 @ 0xfffff708 │ │ │ │ @ instruction: 0xf85b6354 │ │ │ │ stmdavs r7, {} @ │ │ │ │ addsmi r6, r0, #184, 16 @ 0xb80000 │ │ │ │ addmi fp, r1, #24, 30 @ 0x60 │ │ │ │ svclt 0x0008a80c │ │ │ │ @ instruction: 0xf00560bc │ │ │ │ stcls 8, cr15, [r5], {15} │ │ │ │ sbcseq pc, pc, #1073741825 @ 0x40000001 │ │ │ │ andls r4, r0, #78643200 @ 0x4b00000 │ │ │ │ - bls 21aa64 <__read_chk@plt+0x1b5690> │ │ │ │ + bls 21a9f4 <__read_chk@plt+0x1b5620> │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ stmdavs r3!, {r0, r1, r2, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ ldmdblt fp, {r0, r2, r8, fp, ip, pc} │ │ │ │ - blvs 1781230 <__read_chk@plt+0x171be5c> │ │ │ │ + blvs 17811c0 <__read_chk@plt+0x171bdec> │ │ │ │ cmnlt fp, fp │ │ │ │ @ instruction: 0x07906a9a │ │ │ │ - blls 1fe5e0 <__read_chk@plt+0x19920c> │ │ │ │ + blls 1fe570 <__read_chk@plt+0x19919c> │ │ │ │ ldmdavs fp, {r0, r2, r8, fp, ip, pc} │ │ │ │ and fp, r5, fp, lsl r9 │ │ │ │ mulvs fp, fp, fp │ │ │ │ - bvs fe735658 <__read_chk@plt+0xfe6d0284> │ │ │ │ + bvs fe7355e8 <__read_chk@plt+0xfe6d0214> │ │ │ │ ldrbtle r0, [r9], #1938 @ 0x792 │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ - blmi ff6c2a30 <__read_chk@plt+0xff65d65c> │ │ │ │ + blmi ff6c29c0 <__read_chk@plt+0xff65d5ec> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blcs a3294 <__read_chk@plt+0x3dec0> │ │ │ │ + blcs a3224 <__read_chk@plt+0x3de50> │ │ │ │ ldrhi pc, [r2, #-64] @ 0xffffffc0 │ │ │ │ @ instruction: 0xf1026953 │ │ │ │ @ instruction: 0xf9b10a14 │ │ │ │ - blcs a5290 <__read_chk@plt+0x3febc> │ │ │ │ + blcs a5220 <__read_chk@plt+0x3fe4c> │ │ │ │ ldrbhi pc, [ip], #0 @ │ │ │ │ @ instruction: 0xf8da1c7a │ │ │ │ andls r3, r6, #0 │ │ │ │ ldmibvc r2, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ svccs 0x000084d1 │ │ │ │ @ instruction: 0xf04fbfcc │ │ │ │ @ instruction: 0xf0090900 │ │ │ │ @ instruction: 0xf1b90901 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8da8563 │ │ │ │ - blcs 9526c <__read_chk@plt+0x2fe98> │ │ │ │ + blcs 951fc <__read_chk@plt+0x2fe28> │ │ │ │ ldrbhi pc, [lr, #-0] @ │ │ │ │ - blvc ff0448f0 <__read_chk@plt+0xfefdf51c> │ │ │ │ + blvc ff044880 <__read_chk@plt+0xfefdf4ac> │ │ │ │ stmibmi r9, {r0, r2, r9, sp}^ │ │ │ │ - blmi ff2dab9c <__read_chk@plt+0xff2757c8> │ │ │ │ + blmi ff2dab2c <__read_chk@plt+0xff275758> │ │ │ │ ldrbtmi sl, [r9], #-3344 @ 0xfffff2f0 │ │ │ │ - blvc c4898 <__read_chk@plt+0x5f4c4> │ │ │ │ + blvc c4828 <__read_chk@plt+0x5f454> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf7db3c98 │ │ │ │ - ldc 12, cr14, [pc, #64] @ 892d0 <__read_chk@plt+0x23efc> │ │ │ │ + ldc 12, cr14, [pc, #288] @ 89340 <__read_chk@plt+0x23f6c> │ │ │ │ stmibmi r4, {r0, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr}^ │ │ │ │ - blmi ff191aac <__read_chk@plt+0xff12c6d8> │ │ │ │ + blmi ff191a3c <__read_chk@plt+0xff12c668> │ │ │ │ ldceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ @ instruction: 0x46484479 │ │ │ │ stc 4, cr4, [r5, #492] @ 0x1ec │ │ │ │ @ instruction: 0xf8447b04 │ │ │ │ @ instruction: 0xf7db3c88 │ │ │ │ - @ instruction: 0xf04fec00 │ │ │ │ + @ instruction: 0xf04fec38 │ │ │ │ svccs 0x000033ff │ │ │ │ stceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ stccc 8, cr15, [r0], {68} @ 0x44 │ │ │ │ strthi pc, [r7], -r0, asr #6 │ │ │ │ - blcs afedc <__read_chk@plt+0x4ab08> │ │ │ │ + blcs afe6c <__read_chk@plt+0x4aa98> │ │ │ │ @ instruction: 0xf06fbfbc │ │ │ │ @ instruction: 0xf8440301 │ │ │ │ cmncs r5, #144, 24 @ 0x9000 │ │ │ │ ldmibmi r6!, {r3, r8, r9, ip, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7db4479 │ │ │ │ - @ instruction: 0xf854ebe8 │ │ │ │ + @ instruction: 0xf854ec20 │ │ │ │ andls r3, r7, r0, lsr #25 │ │ │ │ @ instruction: 0xf0403302 │ │ │ │ - blmi feceaa10 <__read_chk@plt+0xfec8563c> │ │ │ │ + blmi fecea9a0 <__read_chk@plt+0xfec855cc> │ │ │ │ ldccs 8, cr15, [r0], {84} @ 0x54 │ │ │ │ andcc r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ addshi pc, sl, r1, asr #32 │ │ │ │ adcsls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0x464844f9 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf10d9002 │ │ │ │ movwls r0, #2420 @ 0x974 │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ @ instruction: 0xf7db4648 │ │ │ │ - @ instruction: 0xf854edde │ │ │ │ + @ instruction: 0xf854ee16 │ │ │ │ andcs r3, r0, #160, 24 @ 0xa000 │ │ │ │ stccs 8, cr15, [r9], {4} │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ @ instruction: 0xf8548652 │ │ │ │ movwcc r3, #11408 @ 0x2c90 │ │ │ │ ldrhi pc, [fp, -r0] │ │ │ │ @ instruction: 0xf85b4ba0 │ │ │ │ @@ -36839,64 +36811,64 @@ │ │ │ │ adcseq r2, fp, r0 │ │ │ │ ldrtmi r3, [r0], -r4, lsl #22 │ │ │ │ eorne pc, r7, r2, asr r8 @ │ │ │ │ stcne 8, cr15, [r4], #272 @ 0x110 │ │ │ │ @ instruction: 0xf84258d1 │ │ │ │ @ instruction: 0xf8541027 │ │ │ │ sbcspl r1, r1, r4, lsr #25 │ │ │ │ - blx ff5c56a4 <__read_chk@plt+0xff5602d0> │ │ │ │ + blx ff5c5634 <__read_chk@plt+0xff560260> │ │ │ │ ldmdavs ip, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blvs fe6a4228 <__read_chk@plt+0xfe63ee54> │ │ │ │ + blvs fe6a41b8 <__read_chk@plt+0xfe63ede4> │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ - blvs fe1295a0 <__read_chk@plt+0xfe0c41cc> │ │ │ │ + blvs fe129530 <__read_chk@plt+0xfe0c415c> │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ - blvs fe4e9598 <__read_chk@plt+0xfe4841c4> │ │ │ │ + blvs fe4e9528 <__read_chk@plt+0xfe484154> │ │ │ │ movtvs fp, #45313 @ 0xb101 │ │ │ │ - blvs 18e2218 <__read_chk@plt+0x187ce44> │ │ │ │ + blvs 18e21a8 <__read_chk@plt+0x187cdd4> │ │ │ │ @ instruction: 0xb1016394 │ │ │ │ @ instruction: 0xf8d36388 │ │ │ │ movtvs lr, #4116 @ 0x1014 │ │ │ │ - b 146214c <__read_chk@plt+0x13fcd78> │ │ │ │ - blx 859840 <__read_chk@plt+0x7f446c> │ │ │ │ + b 14620dc <__read_chk@plt+0x13fcd08> │ │ │ │ + blx 8597d0 <__read_chk@plt+0x7f43fc> │ │ │ │ @ instruction: 0xf8d3fe8e │ │ │ │ streq ip, [r9], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xf5a16b57 │ │ │ │ cdpmi 1, 7, cr3, cr0, cr0, {4} │ │ │ │ tsteq lr, r1, asr #20 │ │ │ │ @ instruction: 0xf8dc6159 │ │ │ │ - b 1481434 <__read_chk@plt+0x141c060> │ │ │ │ - blx 859860 <__read_chk@plt+0x7f448c> │ │ │ │ + b 14813c4 <__read_chk@plt+0x141bff0> │ │ │ │ + blx 8597f0 <__read_chk@plt+0x7f441c> │ │ │ │ streq pc, [r9], #-3726 @ 0xfffff172 │ │ │ │ orrcc pc, r0, r1, lsr #11 │ │ │ │ tsteq lr, r1, asr #20 │ │ │ │ andsne pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0xc014f8d2 │ │ │ │ tstmi ip, pc, asr #20 │ │ │ │ stc2 10, cr15, [ip], {31} @ │ │ │ │ @ instruction: 0xf5010409 │ │ │ │ - b 10d5a0c <__read_chk@plt+0x1070638> │ │ │ │ + b 10d599c <__read_chk@plt+0x10705c8> │ │ │ │ cmpvs r1, ip, lsl #2 │ │ │ │ @ instruction: 0xc014f8d7 │ │ │ │ tstmi ip, pc, asr #20 │ │ │ │ stc2 10, cr15, [ip], {31} @ │ │ │ │ @ instruction: 0xf5010409 │ │ │ │ - b 10d5a24 <__read_chk@plt+0x1070650> │ │ │ │ + b 10d59b4 <__read_chk@plt+0x10705e0> │ │ │ │ cmnvs r9, ip, lsl #2 │ │ │ │ andne pc, r6, fp, asr r8 @ │ │ │ │ stmvs lr, {r0, r3, fp, sp, lr} │ │ │ │ svclt 0x00084286 │ │ │ │ andle r6, r2, ip, lsl #1 │ │ │ │ svclt 0x00084296 │ │ │ │ ldmdbmi pc, {r0, r1, r3, r7, sp, lr}^ @ │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf0434479 │ │ │ │ andcs r0, r5, #16, 6 @ 0x40000000 │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xf7db2000 │ │ │ │ - andcs lr, r3, #44, 22 @ 0xb000 │ │ │ │ + andcs lr, r3, #100, 22 @ 0x19000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf07a2004 │ │ │ │ strbt pc, [r1], #2573 @ 0xa0d @ │ │ │ │ cmnlt sl, r2, lsl #23 │ │ │ │ adcsmi r6, r8, #208, 18 @ 0x340000 │ │ │ │ adcsmi fp, r0, #24, 30 @ 0x60 │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ @@ -36906,358 +36878,358 @@ │ │ │ │ ldcge 4, cr15, [r6, #508]! @ 0x1fc │ │ │ │ @ instruction: 0xb16a6b92 │ │ │ │ adcsmi r6, r9, #3424256 @ 0x344000 │ │ │ │ adcsmi fp, r1, #24, 30 @ 0x60 │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ adcmi r2, r1, #0, 4 │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ - bcs 89ca4 <__read_chk@plt+0x248d0> │ │ │ │ + bcs 89c34 <__read_chk@plt+0x24860> │ │ │ │ stcge 4, cr15, [r6, #508]! @ 0x1fc │ │ │ │ @ instruction: 0xf0014618 │ │ │ │ @ instruction: 0x4604fb19 │ │ │ │ stmdalt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xa014f8da │ │ │ │ - bleq c5ba0 <__read_chk@plt+0x607cc> │ │ │ │ + bleq c5b30 <__read_chk@plt+0x6075c> │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf7ff0b01 │ │ │ │ @ instruction: 0xf8d9b89a │ │ │ │ @ instruction: 0xf7ff901c │ │ │ │ eorcs fp, r0, #175104 @ 0x2ac00 │ │ │ │ stccs 0, cr7, [r0], {90} @ 0x5a │ │ │ │ strhi pc, [r5, #-0]! │ │ │ │ @ instruction: 0xf85b4b2a │ │ │ │ ldmdavs fp!, {r0, r1, ip, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbvs r3!, {r0, r2, r3, r5, r6, r7, sl, pc}^ │ │ │ │ - beq 5c58f8 <__read_chk@plt+0x560524> │ │ │ │ + beq 5c5888 <__read_chk@plt+0x5604b4> │ │ │ │ @ instruction: 0x4650b133 │ │ │ │ - blx fe9c5a72 <__read_chk@plt+0xfe96069e> │ │ │ │ - blcs a35e0 <__read_chk@plt+0x3e20c> │ │ │ │ + blx 13c5a02 <__read_chk@plt+0x136062e> │ │ │ │ + blcs a3570 <__read_chk@plt+0x3e19c> │ │ │ │ strbthi pc, [r8], #64 @ 0x40 @ │ │ │ │ @ instruction: 0xf1046c23 │ │ │ │ tstlt r3, r0, asr #18 │ │ │ │ @ instruction: 0xf1604648 │ │ │ │ - @ instruction: 0xf506fb99 │ │ │ │ + @ instruction: 0xf506fb41 │ │ │ │ @ instruction: 0xf8d85840 │ │ │ │ - blcs 96020 <__read_chk@plt+0x30c4c> │ │ │ │ + blcs 95fb0 <__read_chk@plt+0x30bdc> │ │ │ │ cmpphi r7, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs a3604 <__read_chk@plt+0x3e230> │ │ │ │ + blcs a3594 <__read_chk@plt+0x3e1c0> │ │ │ │ cmpphi r3, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ teqlt r8, r0, lsr #20 │ │ │ │ @ instruction: 0xb12b7803 │ │ │ │ tstlt fp, r3, ror #25 │ │ │ │ - blcs a7598 <__read_chk@plt+0x421c4> │ │ │ │ + blcs a7528 <__read_chk@plt+0x42154> │ │ │ │ ldrhi pc, [r0, r0, asr #32] │ │ │ │ @ instruction: 0xf0c44620 │ │ │ │ stmdacs r0, {r0, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [fp, #0]! @ │ │ │ │ stc2l 0, cr15, [r4, #-680] @ 0xfffffd58 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ ldrbhi pc, [r5, #0]! @ │ │ │ │ - mrc2 1, 5, pc, cr12, cr9, {3} │ │ │ │ + mcr2 1, 3, pc, cr4, cr9, {3} @ │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ andeq pc, ip, r7, lsl #2 │ │ │ │ - mrc2 1, 5, pc, cr6, cr9, {3} │ │ │ │ + mrc2 1, 2, pc, cr14, cr9, {3} │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ svclt 0x00f1f7fe │ │ │ │ ldrbtmi r4, [r8], #-2071 @ 0xfffff7e9 │ │ │ │ - blx fe945940 <__read_chk@plt+0xfe8e056c> │ │ │ │ + blx fe9458d0 <__read_chk@plt+0xfe8e04fc> │ │ │ │ stmdalt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andseq r9, ip, ip, ror r7 │ │ │ │ + mulseq ip, r0, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r1, r0, r4, ror #2 │ │ │ │ - andseq r9, ip, lr, ror r5 │ │ │ │ - andseq r9, ip, r2, asr #10 │ │ │ │ + mulseq ip, r2, r4 │ │ │ │ + andseq r9, ip, r6, asr r4 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq r0, ip, r6, lsr #31 │ │ │ │ - strdeq r6, [r6], -r0 @ │ │ │ │ - andseq r0, ip, ip, lsl #31 │ │ │ │ - andseq r7, lr, ip, asr #7 │ │ │ │ - andseq r9, ip, r8, lsr #8 │ │ │ │ - eorseq r2, r2, r0, asr r6 │ │ │ │ - eorseq r2, r2, r4, asr #12 │ │ │ │ + andseq r0, ip, lr, ror #29 │ │ │ │ + eoreq r6, r6, r4, lsl #14 │ │ │ │ + @ instruction: 0x001c0ed4 │ │ │ │ + andseq r7, lr, r0, ror #5 │ │ │ │ + andseq r9, ip, ip, lsr r3 │ │ │ │ + eorseq r2, r2, r4, asr r5 │ │ │ │ + eorseq r2, r2, r8, asr #10 │ │ │ │ andeq r1, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x001c92d0 │ │ │ │ - andseq r8, ip, sl, ror #31 │ │ │ │ + andseq r9, ip, r4, ror #3 │ │ │ │ + @ instruction: 0x001c8efe │ │ │ │ andcs r6, r0, #24, 18 @ 0x60000 │ │ │ │ eorcc r4, ip, r1, lsl r6 │ │ │ │ - blx 6455ea <__read_chk@plt+0x5e0216> │ │ │ │ + blx 64557a <__read_chk@plt+0x5e01a6> │ │ │ │ ldmdavs sl, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d24613 │ │ │ │ stmdacs r0, {r4, pc} │ │ │ │ bicshi pc, pc, #64 @ 0x40 │ │ │ │ strbeq r6, [r8], #2705 @ 0xa91 │ │ │ │ @ instruction: 0xf108bf48 │ │ │ │ @ instruction: 0xf57f0a2c │ │ │ │ @ instruction: 0x46d1ac56 │ │ │ │ @ instruction: 0xf8dfe46a │ │ │ │ andcs r1, r5, #172, 24 @ 0xac00 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 164756c <__read_chk@plt+0x15e2198> │ │ │ │ + b fe4474fc <__read_chk@plt+0xfe3e2128> │ │ │ │ rsbcs r2, lr, #0, 6 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ stc2l 0, cr15, [ip], #344 @ 0x158 │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ - blls 1ea5e8 <__read_chk@plt+0x185214> │ │ │ │ + blls 1ea578 <__read_chk@plt+0x1851a4> │ │ │ │ stmdbvs r2, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dfb36a │ │ │ │ @ instruction: 0xf85b3c88 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbvs r3, {r2, r4, r6, sl, pc}^ │ │ │ │ - beq 5c5a38 <__read_chk@plt+0x560664> │ │ │ │ + beq 5c59c8 <__read_chk@plt+0x5605f4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs pc, {r3, r4, r5, r6, r7, r9, sl, pc} @ │ │ │ │ strcs fp, [r0, -pc, lsr #2] │ │ │ │ svccs 0x0004f853 │ │ │ │ - bcs 97248 <__read_chk@plt+0x31e74> │ │ │ │ + bcs 971d8 <__read_chk@plt+0x31e04> │ │ │ │ @ instruction: 0xf9b0d1fa │ │ │ │ - strbmi r9, [pc, #-22] @ 89636 <__read_chk@plt+0x24262> │ │ │ │ + strbmi r9, [pc, #-22] @ 895c6 <__read_chk@plt+0x241f2> │ │ │ │ @ instruction: 0xf8dadd13 │ │ │ │ - b 144d654 <__read_chk@plt+0x13e8280> │ │ │ │ + b 144d5e4 <__read_chk@plt+0x13e8210> │ │ │ │ stmdbne r8, {r0, r3, r7, r8, sl}^ │ │ │ │ eorcs pc, r9, r1, asr r8 @ │ │ │ │ @ instruction: 0xf160b122 │ │ │ │ - @ instruction: 0xf8dafaeb │ │ │ │ + @ instruction: 0xf8dafa93 │ │ │ │ stmdbne r8, {ip}^ │ │ │ │ andeq lr, r9, #171008 @ 0x29c00 │ │ │ │ ldrmi r1, [r9], #-3371 @ 0xfffff2d5 │ │ │ │ - @ instruction: 0xf7da0092 │ │ │ │ - ldrtmi lr, [r0], -r0, ror #31 │ │ │ │ + @ instruction: 0xf7db0092 │ │ │ │ + @ instruction: 0x4630e818 │ │ │ │ @ instruction: 0xf960f0c4 │ │ │ │ @ instruction: 0xf8d89b05 │ │ │ │ ldmdavs lr, {r2, r4, r6, r7, r8, sl} │ │ │ │ cdppl 5, 1, cr15, cr10, cr0, {0} │ │ │ │ @ instruction: 0xc70de9d6 │ │ │ │ ldcvc 8, cr15, [r0], #272 @ 0x110 │ │ │ │ @ instruction: 0xf1bc6932 │ │ │ │ andle r0, fp, r0, lsl #30 │ │ │ │ ldrsbtcc pc, [r4], -ip @ │ │ │ │ ldrbmi fp, [r2, #-323]! @ 0xfffffebd │ │ │ │ svclt 0x00166919 │ │ │ │ ldrpl pc, [r9], #-1280 @ 0xfffffb00 │ │ │ │ ldrcc r4, [r4], #-1556 @ 0xfffff9ec │ │ │ │ subsle r4, r5, r1, lsr #5 │ │ │ │ - blvs fefb5c50 <__read_chk@plt+0xfef5087c> │ │ │ │ + blvs fefb5be0 <__read_chk@plt+0xfef5080c> │ │ │ │ cmplt ip, r1, lsl r6 │ │ │ │ stmdbvs r1!, {r1, r4, r5, r6, r8, sl, lr} │ │ │ │ @ instruction: 0xf500bf16 │ │ │ │ @ instruction: 0x46135319 │ │ │ │ addsmi r3, r9, #20, 6 @ 0x50000000 │ │ │ │ strbhi pc, [r2, #-0]! @ │ │ │ │ strcs r4, [r0], #-1553 @ 0xfffff9ef │ │ │ │ cmppvs r4, #536870916 @ p-variant is OBSOLETE @ 0x20000004 │ │ │ │ svclt 0x00084571 │ │ │ │ tstppl sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ @ instruction: 0x46314418 │ │ │ │ addsmi r4, r0, #103809024 @ 0x6300000 │ │ │ │ - blcs bd700 <__read_chk@plt+0x5832c> │ │ │ │ + blcs bd690 <__read_chk@plt+0x582bc> │ │ │ │ addhi pc, r6, r0 │ │ │ │ @ instruction: 0x4619691a │ │ │ │ ubfx r6, fp, #22, #23 │ │ │ │ @ instruction: 0x0c2a694d │ │ │ │ ldreq fp, [r2], #-685 @ 0xfffffd53 │ │ │ │ addcc pc, r0, #679477248 @ 0x28800000 │ │ │ │ cmpvs sl, sl, lsr #6 │ │ │ │ ldrmi lr, [r2], pc, ror #15 │ │ │ │ - bcs a4454 <__read_chk@plt+0x3f080> │ │ │ │ + bcs a43e4 <__read_chk@plt+0x3f010> │ │ │ │ @ instruction: 0xf8dfd1fb │ │ │ │ vpadd.i8 d17, d16, d8 │ │ │ │ @ instruction: 0xf8df20e7 │ │ │ │ addmi r2, r7, #148, 22 @ 0x25000 │ │ │ │ svclt 0x00084479 │ │ │ │ ldrbtmi r2, [sl], #-1281 @ 0xfffffaff │ │ │ │ svclt 0x001c460f │ │ │ │ ldrmi r2, [r7], -r0, lsl #10 │ │ │ │ ldrmi lr, [r2], r0 │ │ │ │ ldrdeq pc, [r4], -sl │ │ │ │ ldrtmi fp, [r9], -r8, lsr #2 │ │ │ │ - stcl 7, cr15, [ip], #-876 @ 0xfffffc94 │ │ │ │ + stc 7, cr15, [r4], #876 @ 0x36c │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8da8588 │ │ │ │ - bcs 91828 <__read_chk@plt+0x2c454> │ │ │ │ - bcs bdf10 <__read_chk@plt+0x58b3c> │ │ │ │ + bcs 917b8 <__read_chk@plt+0x2c3e4> │ │ │ │ + bcs bdea0 <__read_chk@plt+0x58acc> │ │ │ │ ldcge 4, cr15, [sp, #-252] @ 0xffffff04 │ │ │ │ - bcs a459c <__read_chk@plt+0x3f1c8> │ │ │ │ + bcs a452c <__read_chk@plt+0x3f158> │ │ │ │ ldcge 4, cr15, [r9, #-252] @ 0xffffff04 │ │ │ │ ldr r6, [r6, #-2962] @ 0xfffff46e │ │ │ │ eorvs r9, r3, r5, lsl #24 │ │ │ │ @ instruction: 0xf8d62401 │ │ │ │ @ instruction: 0xe7b3c034 │ │ │ │ andcs r9, r5, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xf7db2000 │ │ │ │ - blls 243dec <__read_chk@plt+0x1dea18> │ │ │ │ + blls 243e5c <__read_chk@plt+0x1dea88> │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ ldrbmi r9, [r0], -r0 │ │ │ │ vcgt.s8 d25, d1, d2 │ │ │ │ andls r0, r3, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf15c9201 │ │ │ │ - strmi pc, [r5], -r9, ror #16 │ │ │ │ + @ instruction: 0x4605f811 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stccs 12, cr10, [r1, #-464] @ 0xfffffe30 │ │ │ │ ldrhi pc, [r0], -r0 │ │ │ │ @ instruction: 0xf47f2d03 │ │ │ │ - blls 234958 <__read_chk@plt+0x1cf584> │ │ │ │ + blls 2348e8 <__read_chk@plt+0x1cf514> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #1316 @ 0x524 │ │ │ │ ldrt r9, [r8], #-774 @ 0xfffffcfa │ │ │ │ andseq pc, r0, r1, lsl #2 │ │ │ │ - blx 1145d34 <__read_chk@plt+0x10e0960> │ │ │ │ + @ instruction: 0xf9eaf160 │ │ │ │ ldmdblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andseq pc, r0, r1, lsl #2 │ │ │ │ - blx fc5d40 <__read_chk@plt+0xf6096c> │ │ │ │ + @ instruction: 0xf9e4f160 │ │ │ │ stmiblt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x301cf8d9 │ │ │ │ andseq pc, ip, r9, lsl #2 │ │ │ │ stmialt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blvs ff963c5c <__read_chk@plt+0xff8fe888> │ │ │ │ + blvs ff963bec <__read_chk@plt+0xff8fe818> │ │ │ │ mcrlt 7, 5, pc, cr6, cr14, {7} @ │ │ │ │ stceq 8, cr15, [ip], #272 @ 0x110 │ │ │ │ - blt fc77dc <__read_chk@plt+0xf62408> │ │ │ │ + blt fc776c <__read_chk@plt+0xf62398> │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ stceq 8, cr15, [ip], #272 @ 0x110 │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blcs 3c7b40 <__read_chk@plt+0x36276c> │ │ │ │ + blcs 3c7ad0 <__read_chk@plt+0x3626fc> │ │ │ │ svclt 0x006bf7fe │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ svccs 0x000082a6 │ │ │ │ ldrhi pc, [r0], #0 │ │ │ │ - blcs a46f4 <__read_chk@plt+0x3f320> │ │ │ │ + blcs a4684 <__read_chk@plt+0x3f2b0> │ │ │ │ strbthi pc, [r7], #0 @ │ │ │ │ eorsgt pc, r4, r3, asr #17 │ │ │ │ svceq 0x0000f1bc │ │ │ │ @ instruction: 0xf8ccd001 │ │ │ │ @ instruction: 0xf8df3038 │ │ │ │ @ instruction: 0x21003a94 │ │ │ │ stmdage ip, {r0, r4, r5, r6, r8, r9, sp, lr} │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldmvs r3, {r1, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x0018429e │ │ │ │ svclt 0x0008429f │ │ │ │ @ instruction: 0xf0046091 │ │ │ │ - blls 208ba8 <__read_chk@plt+0x1a37d4> │ │ │ │ + blls 208b38 <__read_chk@plt+0x1a3764> │ │ │ │ ldmdavs fp, {r0, r2, r8, fp, ip, pc} │ │ │ │ ands fp, r0, fp, lsl r9 │ │ │ │ tstlt fp, fp, asr fp │ │ │ │ - bvs fe721878 <__read_chk@plt+0xfe6bc4a4> │ │ │ │ + bvs fe721808 <__read_chk@plt+0xfe6bc434> │ │ │ │ ldrbtle r0, [r9], #1943 @ 0x797 │ │ │ │ stmdbls r5, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - blvs fe781870 <__read_chk@plt+0xfe71c49c> │ │ │ │ + blvs fe781800 <__read_chk@plt+0xfe71c42c> │ │ │ │ andvs fp, fp, fp, lsl r1 │ │ │ │ @ instruction: 0x07966a9a │ │ │ │ @ instruction: 0xf8dfd4f9 │ │ │ │ @ instruction: 0xf8981a4c │ │ │ │ ldrbtmi r3, [r9], #-244 @ 0xffffff0c │ │ │ │ stmvs r3, {r0, r3, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ stccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ @ instruction: 0xf996f0aa │ │ │ │ strbmi r9, [r0, #-2821] @ 0xfffff4fb │ │ │ │ - bhi fe7638f0 <__read_chk@plt+0xfe6fe51c> │ │ │ │ + bhi fe763880 <__read_chk@plt+0xfe6fe4ac> │ │ │ │ msrhi CPSR_fsx, #0, 6 │ │ │ │ svcvc 0x007af5b3 │ │ │ │ ldrhi pc, [fp], #0 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf85484f0 │ │ │ │ strbmi r8, [r0], -r4, lsr #25 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbhi pc, [r3, #-0]! @ │ │ │ │ ldc2l 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strbmi r8, [r0], -r4, lsr #9 │ │ │ │ stchi 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - stc2 1, cr15, [r4, #-484] @ 0xfffffe1c │ │ │ │ + stc2 1, cr15, [ip], #484 @ 0x1e4 │ │ │ │ andeq pc, r8, r8, asr #17 │ │ │ │ stccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ stmdage pc, {r0, r1, r4, r8, ip, sp, pc} @ │ │ │ │ - @ instruction: 0xf9b6f160 │ │ │ │ + @ instruction: 0xf95ef160 │ │ │ │ stcls 8, cr15, [ip], #336 @ 0x150 │ │ │ │ ldrdcc pc, [ip], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r1, r2, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 1e9fd4 <__read_chk@plt+0x184c00> │ │ │ │ + blls 1e9f64 <__read_chk@plt+0x184b90> │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d96819 │ │ │ │ - bcs 91910 <__read_chk@plt+0x2c53c> │ │ │ │ + bcs 918a0 <__read_chk@plt+0x2c4cc> │ │ │ │ svcge 0x007af43f │ │ │ │ - blcs a7944 <__read_chk@plt+0x42570> │ │ │ │ + blcs a78d4 <__read_chk@plt+0x42500> │ │ │ │ mcrge 4, 7, pc, cr2, cr14, {1} @ │ │ │ │ mrclt 7, 6, APSR_nzcv, cr11, cr14, {7} │ │ │ │ stcls 8, cr15, [ip], #336 @ 0x150 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ svcge 0x0076f47e │ │ │ │ svclt 0x003ff7fe │ │ │ │ stccs 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf854aa28 │ │ │ │ addsmi r3, r3, #168, 24 @ 0xa800 │ │ │ │ tst r4, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0x4619815c │ │ │ │ - blcs a3e9c <__read_chk@plt+0x3eac8> │ │ │ │ + blcs a3e2c <__read_chk@plt+0x3ea58> │ │ │ │ @ instruction: 0xf7ffd1f8 │ │ │ │ eorcs fp, r0, #106496 @ 0x1a000 │ │ │ │ @ instruction: 0xf506705a │ │ │ │ @ instruction: 0xf8545840 │ │ │ │ stmdacs r0, {r2, r3, r5, r7, sl, fp} │ │ │ │ ldmibge fp!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ smlawtlt r3, r3, r8, r6 │ │ │ │ @ instruction: 0xf160300c │ │ │ │ - @ instruction: 0xf854f973 │ │ │ │ + @ instruction: 0xf854f91b │ │ │ │ stmvs r3, {r2, r3, r5, r7, sl, fp} │ │ │ │ andcc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xf96cf160 │ │ │ │ + @ instruction: 0xf914f160 │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 3c7cbc <__read_chk@plt+0x3628e8> │ │ │ │ + bleq 3c7c4c <__read_chk@plt+0x362878> │ │ │ │ stmdavc r2, {r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d3b122 │ │ │ │ tstlt fp, r8, lsr fp │ │ │ │ stmiblt r3!, {r0, r1, r3, r4, fp, ip, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmibge fp, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ eorcc pc, r7, r9, asr r8 @ │ │ │ │ addeq lr, r7, r9, lsl #22 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf160a994 │ │ │ │ - @ instruction: 0xf854f94f │ │ │ │ + @ instruction: 0xf854f8f7 │ │ │ │ @ instruction: 0xf0c40cac │ │ │ │ @ instruction: 0xf849f9c9 │ │ │ │ @ instruction: 0xf7ff0027 │ │ │ │ @ instruction: 0xf854b98a │ │ │ │ @ instruction: 0xf179acac │ │ │ │ - @ instruction: 0xf8d8fc89 │ │ │ │ + @ instruction: 0xf8d8fc31 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8ca5380 │ │ │ │ @ instruction: 0xf8540008 │ │ │ │ @ instruction: 0xf8d3acac │ │ │ │ @ instruction: 0xf1790b38 │ │ │ │ - @ instruction: 0xf8cafc7d │ │ │ │ + @ instruction: 0xf8cafc25 │ │ │ │ ldrb r0, [r7, ip] │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ andpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldmdbpl fp, {r0, r1, r8, sl, ip, sp, lr, pc} │ │ │ │ stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x36c8f8d2 │ │ │ │ ldmlt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ sbcsvc pc, ip, #13828096 @ 0xd30000 │ │ │ │ ldmlt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x301cf8d9 │ │ │ │ ldreq pc, [ip, #-265] @ 0xfffffef7 │ │ │ │ - blt 1d479f8 <__read_chk@plt+0x1ce2624> │ │ │ │ + blt 1d47988 <__read_chk@plt+0x1ce25b4> │ │ │ │ movwpl pc, #1282 @ 0x502 @ │ │ │ │ @ instruction: 0x1668f8d3 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf502829e │ │ │ │ @ instruction: 0xf1095919 │ │ │ │ @ instruction: 0xf7ff0928 │ │ │ │ @ instruction: 0xf502b816 │ │ │ │ @@ -37273,111 +37245,111 @@ │ │ │ │ @ instruction: 0xf7fe46d3 │ │ │ │ stmibvs r0, {r1, r3, r4, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldmdblt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ stccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ @ instruction: 0xf8aaf0aa │ │ │ │ adcsmi r9, r8, #5120 @ 0x1400 │ │ │ │ - bhi fe763ac8 <__read_chk@plt+0xfe6fe6f4> │ │ │ │ + bhi fe763a58 <__read_chk@plt+0xfe6fe684> │ │ │ │ addhi pc, fp, #0, 6 │ │ │ │ svcvc 0x007af5b3 │ │ │ │ strhi pc, [r1], #-0 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf8548478 │ │ │ │ ldrtmi r7, [r8], -r4, lsr #25 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf7fc84b8 │ │ │ │ stmdacs r0, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [lr], #-0 @ │ │ │ │ @ instruction: 0xf8544638 │ │ │ │ @ instruction: 0xf1797cac │ │ │ │ - adcsvs pc, r8, r9, lsl ip @ │ │ │ │ + adcsvs pc, r8, r1, asr #23 │ │ │ │ stccc 8, cr15, [r4], #336 @ 0x150 │ │ │ │ stmdage pc, {r0, r1, r4, r8, ip, sp, pc} @ │ │ │ │ - @ instruction: 0xf8ccf160 │ │ │ │ + @ instruction: 0xf874f160 │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - blcs a3e94 <__read_chk@plt+0x3eac0> │ │ │ │ + blcs a3e24 <__read_chk@plt+0x3ea50> │ │ │ │ bichi pc, r3, r0 │ │ │ │ - blcs a7b1c <__read_chk@plt+0x42748> │ │ │ │ + blcs a7aac <__read_chk@plt+0x426d8> │ │ │ │ @ instruction: 0x81b9f000 │ │ │ │ ldmdavs r9, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrhlt r6, [r2, #138] @ 0x8a │ │ │ │ - blcs a7b0c <__read_chk@plt+0x42738> │ │ │ │ + blcs a7a9c <__read_chk@plt+0x426c8> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr12, cr14, {1} │ │ │ │ mrclt 7, 6, APSR_nzcv, cr6, cr14, {7} │ │ │ │ andeq pc, r8, r7, lsl #2 │ │ │ │ - @ instruction: 0xf8b4f160 │ │ │ │ + @ instruction: 0xf85cf160 │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 3c7e2c <__read_chk@plt+0x362a58> │ │ │ │ - blx ffcc60ca <__read_chk@plt+0xffc60cf6> │ │ │ │ + bleq 3c7dbc <__read_chk@plt+0x3629e8> │ │ │ │ + blx fe6c605a <__read_chk@plt+0xfe660c86> │ │ │ │ @ instruction: 0xf85460b8 │ │ │ │ - blls 1e8d9c <__read_chk@plt+0x1839c8> │ │ │ │ + blls 1e8d2c <__read_chk@plt+0x183958> │ │ │ │ svccs 0x00006819 │ │ │ │ @ instruction: 0xf8d8d1e2 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf7fe2b0c │ │ │ │ stmibvs r0, {r2, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ mcrlt 7, 1, pc, cr3, cr14, {7} @ │ │ │ │ @ instruction: 0x201cf8d8 │ │ │ │ ldrdcc pc, [r8], #-136 @ 0xffffff78 │ │ │ │ - blt 1147b10 <__read_chk@plt+0x10e273c> │ │ │ │ + blt 1147aa0 <__read_chk@plt+0x10e26cc> │ │ │ │ @ instruction: 0x301cf8d9 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strbmi sl, [r1, #2599] @ 0xa27 │ │ │ │ cmnphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ movweq lr, #43945 @ 0xaba9 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d8aa17 │ │ │ │ - blcs 95bb4 <__read_chk@plt+0x307e0> │ │ │ │ + blcs 95b44 <__read_chk@plt+0x30770> │ │ │ │ sbcshi pc, sp, #64 @ 0x40 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ ldreq pc, [ip], #-264 @ 0xfffffef8 │ │ │ │ strbmi fp, [r2], r8, lsr #3 │ │ │ │ - blx fee4613e <__read_chk@plt+0xfede0d6a> │ │ │ │ + blx 18460ce <__read_chk@plt+0x17e0cfa> │ │ │ │ ldrbmi r6, [r0], -r0, lsr #32 │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf9bcf0c0 │ │ │ │ - blt 147b64 <__read_chk@plt+0xe2790> │ │ │ │ + blt 147af4 <__read_chk@plt+0xe2720> │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d882c8 │ │ │ │ cps #16 │ │ │ │ stmdacs r0, {r2, r4, sl} │ │ │ │ @ instruction: 0xf8dfd1e9 │ │ │ │ @ instruction: 0xf85b3738 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 3c7ee4 <__read_chk@plt+0x362b10> │ │ │ │ + bleq 3c7e74 <__read_chk@plt+0x362aa0> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x46538470 │ │ │ │ ldmdbvs r8, {r1, r6, r7, r9, sl, lr} │ │ │ │ cdp2 0, 10, cr15, cr8, cr9, {5} │ │ │ │ andcs r4, r7, r3, lsl #13 │ │ │ │ cdp2 0, 3, cr15, cr4, cr9, {5} │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ - blx fe5c6108 <__read_chk@plt+0xfe560d34> │ │ │ │ + blx fe5c6098 <__read_chk@plt+0xfe560cc4> │ │ │ │ andcs fp, r7, r0, lsl #2 │ │ │ │ cdp2 0, 2, cr15, cr12, cr9, {5} │ │ │ │ stmdbvs r0!, {r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf179b118 │ │ │ │ - @ instruction: 0xf8cafb7d │ │ │ │ - blvs ff889bd0 <__read_chk@plt+0xff8247fc> │ │ │ │ + @ instruction: 0xf8cafb25 │ │ │ │ + blvs ff889b60 <__read_chk@plt+0xff82478c> │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf179acb6 │ │ │ │ - @ instruction: 0xf8c9fb75 │ │ │ │ + @ instruction: 0xf8c9fb1d │ │ │ │ @ instruction: 0xf7fe0000 │ │ │ │ ldmdbvs sl, {r4, r5, r7, sl, fp, ip, sp, pc}^ │ │ │ │ cmpvs sl, sp, lsl #16 │ │ │ │ cmpvs sl, r0, lsl #4 │ │ │ │ mcr2 0, 3, pc, cr6, cr14, {5} @ │ │ │ │ ldmlt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @@ -37387,129 +37359,129 @@ │ │ │ │ @ instruction: 0xf8442101 │ │ │ │ @ instruction: 0xf0c08ca4 │ │ │ │ strbmi pc, [r2], -r7, ror #18 @ │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ @ instruction: 0xf870f006 │ │ │ │ @ instruction: 0xf0c34630 │ │ │ │ @ instruction: 0xf8dffe8f │ │ │ │ - bls 1d7634 <__read_chk@plt+0x172260> │ │ │ │ + bls 1d75c4 <__read_chk@plt+0x1721f0> │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ ldmdavs fp!, {r0, r4, fp, sp, lr} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blcs 9b53c <__read_chk@plt+0x36168> │ │ │ │ + blcs 9b4cc <__read_chk@plt+0x360f8> │ │ │ │ svcge 0x006af47f │ │ │ │ @ instruction: 0x461a4698 │ │ │ │ stmiblt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs a43d0 <__read_chk@plt+0x3effc> │ │ │ │ + blcs a4360 <__read_chk@plt+0x3ef8c> │ │ │ │ ldcge 4, cr15, [r0], #-248 @ 0xffffff08 │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ stclt 7, cr15, [r6], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf10269d3 │ │ │ │ @ instruction: 0xf7ff0a1c │ │ │ │ @ instruction: 0xf109baec │ │ │ │ @ instruction: 0xf15f000c │ │ │ │ - @ instruction: 0xf854ffeb │ │ │ │ + @ instruction: 0xf854ff93 │ │ │ │ @ instruction: 0xf5069cac │ │ │ │ @ instruction: 0xf8d85840 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1790b38 │ │ │ │ - blls 208910 <__read_chk@plt+0x1a353c> │ │ │ │ + blls 208740 <__read_chk@plt+0x1a336c> │ │ │ │ andeq pc, ip, r9, asr #17 │ │ │ │ stcls 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf1b96819 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ str sl, [fp, #3630]! @ 0xe2e │ │ │ │ andeq pc, r8, r9, lsl #2 │ │ │ │ - @ instruction: 0xffd0f15f │ │ │ │ + @ instruction: 0xff78f15f │ │ │ │ stcls 8, cr15, [ip], #336 @ 0x150 │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 3c7ff8 <__read_chk@plt+0x362c24> │ │ │ │ - blx 346296 <__read_chk@plt+0x2e0ec2> │ │ │ │ + bleq 3c7f88 <__read_chk@plt+0x362bb4> │ │ │ │ + blx fed46224 <__read_chk@plt+0xfece0e50> │ │ │ │ @ instruction: 0xf8c99b05 │ │ │ │ @ instruction: 0xf8540008 │ │ │ │ ldmdavs r9, {r2, r3, r5, r7, sl, fp, ip, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrcge 4, 0, APSR_nzcv, cr3, cr15, {3} │ │ │ │ umlalscs lr, sl, r0, r5 │ │ │ │ - blx 1745fc8 <__read_chk@plt+0x16e0bf4> │ │ │ │ + blx 1745f58 <__read_chk@plt+0x16e0b84> │ │ │ │ ldrbcs pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ strmi r9, [r1], -r5, lsl #22 │ │ │ │ eorsvc pc, r0, #8388608 @ 0x800000 │ │ │ │ ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xffa8f003 │ │ │ │ svclt 0x0062f7fe │ │ │ │ @ instruction: 0xf0a94618 │ │ │ │ @ instruction: 0xf179fd95 │ │ │ │ - eorvs pc, r8, r9, ror #21 │ │ │ │ + mlavs r8, r1, sl, pc @ │ │ │ │ stccs 8, cr15, [r4], #336 @ 0x150 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf7ffa91b │ │ │ │ @ instruction: 0xf8dfb91d │ │ │ │ @ instruction: 0x462815b8 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - mcr 7, 6, pc, cr14, cr10, {6} @ │ │ │ │ + svc 0x0006f7da │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ - blx fefc6200 <__read_chk@plt+0xfef60e2c> │ │ │ │ + blx fefc6190 <__read_chk@plt+0xfef60dbc> │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ rsbmi r6, sp, #14483456 @ 0xdd0000 │ │ │ │ stmiblt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrne pc, [r0, #2271] @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7da4479 │ │ │ │ - andcs lr, r3, #2976 @ 0xba0 │ │ │ │ + andcs lr, r3, #3872 @ 0xf20 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0792004 │ │ │ │ @ instruction: 0xf7fefd9b │ │ │ │ ldmdavs r3!, {r0, r2, r3, r4, r5, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - @ instruction: 0xff72f15f │ │ │ │ + @ instruction: 0xff1af15f │ │ │ │ tstlt r3, r3, ror r8 │ │ │ │ @ instruction: 0xf15f1d30 │ │ │ │ - blls 209b14 <__read_chk@plt+0x1a4740> │ │ │ │ + blls 209944 <__read_chk@plt+0x1a4570> │ │ │ │ andcs r2, r0, r2, lsl #2 │ │ │ │ @ instruction: 0xf8d8681a │ │ │ │ adcsvs r3, r1, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xf5036912 │ │ │ │ eorsvs r5, r0, #1744830464 @ 0x68000000 │ │ │ │ @ instruction: 0xf04f429a │ │ │ │ @ instruction: 0xf0000205 │ │ │ │ @ instruction: 0xf8df81ce │ │ │ │ ldrbtmi r1, [r9], #-1348 @ 0xfffffabc │ │ │ │ - mrc 7, 4, APSR_nzcv, cr2, cr10, {6} │ │ │ │ - blx fe7c6370 <__read_chk@plt+0xfe760f9c> │ │ │ │ + mcr 7, 6, pc, cr10, cr10, {6} @ │ │ │ │ + blx 11c6300 <__read_chk@plt+0x1160f2c> │ │ │ │ andcs r2, r3, #0, 6 │ │ │ │ cmnhi r2, r0, ror r0 │ │ │ │ ldrshvs r6, [r3, #-35]! @ 0xffffffdd │ │ │ │ movwcc lr, #27078 @ 0x69c6 │ │ │ │ ldmdbvs r3, {r0, r2, r3, r6, r8, sl, sp, lr, pc} │ │ │ │ - bcs a450c <__read_chk@plt+0x3f138> │ │ │ │ + bcs a449c <__read_chk@plt+0x3f0c8> │ │ │ │ sbchi pc, r1, r0 │ │ │ │ ldrne pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7da4479 │ │ │ │ - tstcs r1, ip, ror lr │ │ │ │ + @ instruction: 0x2101eeb4 │ │ │ │ mrsls r2, LR_irq │ │ │ │ cmncs r9, lr, ror #4 │ │ │ │ @ instruction: 0xf910f056 │ │ │ │ @ instruction: 0xf47e2879 │ │ │ │ @ instruction: 0x9c05abfd │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ stc2 0, cr15, [ip], {9} │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf009302c │ │ │ │ @ instruction: 0xf8dffc87 │ │ │ │ andcs r1, r5, #236, 8 @ 0xec000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 3, pc, cr0, cr10, {6} @ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr8, cr10, {6} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ stc2l 0, cr15, [r2, #-484] @ 0xfffffe1c │ │ │ │ ldmdalt fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbeq pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf0f54478 │ │ │ │ @ instruction: 0xf7fefe53 │ │ │ │ @@ -37518,75 +37490,75 @@ │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ smlawbcc fp, r8, r8, pc @ │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe705a │ │ │ │ @ instruction: 0xf107bb60 │ │ │ │ @ instruction: 0xf15f000c │ │ │ │ - @ instruction: 0xf854ff05 │ │ │ │ + @ instruction: 0xf854fead │ │ │ │ @ instruction: 0xf8d87cac │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1790b38 │ │ │ │ - rscsvs pc, r8, r1, asr #20 │ │ │ │ + rscsvs pc, r8, r9, ror #19 │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8dfe64f │ │ │ │ andcs r1, r5, #136, 8 @ 0x88000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 1, pc, cr10, cr10, {6} @ │ │ │ │ - bllt ff547e58 <__read_chk@plt+0xff4e2a84> │ │ │ │ + mcr 7, 3, pc, cr2, cr10, {6} @ │ │ │ │ + bllt ff547de8 <__read_chk@plt+0xff4e2a14> │ │ │ │ ldrbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf894f159 │ │ │ │ - bllt febc7e64 <__read_chk@plt+0xfeb62a90> │ │ │ │ + @ instruction: 0xf83cf159 │ │ │ │ + bllt febc7df4 <__read_chk@plt+0xfeb62a20> │ │ │ │ strbtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf88cf159 │ │ │ │ - bllt fe9c7e74 <__read_chk@plt+0xfe962aa0> │ │ │ │ + @ instruction: 0xf834f159 │ │ │ │ + bllt fe9c7e04 <__read_chk@plt+0xfe962a30> │ │ │ │ strbtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7da4479 │ │ │ │ - @ instruction: 0xf854ee12 │ │ │ │ + @ instruction: 0xf854ee4a │ │ │ │ @ instruction: 0xf8541ca0 │ │ │ │ @ instruction: 0x46032c90 │ │ │ │ @ instruction: 0xf43f3102 │ │ │ │ andcc sl, r2, #44, 20 @ 0x2c000 │ │ │ │ cmpphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ strbls pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8df44f9 │ │ │ │ andcs r1, r5, #64, 8 @ 0x40000000 │ │ │ │ movwls r2, #36864 @ 0x9000 │ │ │ │ @ instruction: 0xf7da4479 │ │ │ │ - blls 3056a8 <__read_chk@plt+0x2a02d4> │ │ │ │ - blt 947eb8 <__read_chk@plt+0x8e2ae4> │ │ │ │ + blls 305718 <__read_chk@plt+0x2a0344> │ │ │ │ + blt 947e48 <__read_chk@plt+0x8e2a74> │ │ │ │ @ instruction: 0xf10469e3 │ │ │ │ - blcs 8c734 <__read_chk@plt+0x27360> │ │ │ │ - blge 5070c4 <__read_chk@plt+0x4a1cf0> │ │ │ │ + blcs 8c6c4 <__read_chk@plt+0x272f0> │ │ │ │ + blge 507054 <__read_chk@plt+0x4a1c80> │ │ │ │ @ instruction: 0xf1046ca3 │ │ │ │ @ instruction: 0xf7ff0948 │ │ │ │ ldmibvs r3, {r1, r2, r4, r8, r9, fp, ip, sp, pc}^ │ │ │ │ - beq 7c62e0 <__read_chk@plt+0x760f0c> │ │ │ │ - bllt feb47ed8 <__read_chk@plt+0xfeae2b04> │ │ │ │ + beq 7c6270 <__read_chk@plt+0x760e9c> │ │ │ │ + bllt feb47e68 <__read_chk@plt+0xfeae2a94> │ │ │ │ strne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xe7124479 │ │ │ │ @ instruction: 0xf0a94618 │ │ │ │ @ instruction: 0xf854fc97 │ │ │ │ @ instruction: 0xf1798cac │ │ │ │ - @ instruction: 0xf8c8f9e9 │ │ │ │ + @ instruction: 0xf8c8f991 │ │ │ │ strbt r0, [r3], #8 │ │ │ │ @ instruction: 0xf0a94618 │ │ │ │ @ instruction: 0xf854fc8d │ │ │ │ @ instruction: 0xf1798cac │ │ │ │ - @ instruction: 0xf8c8f9df │ │ │ │ + @ instruction: 0xf8c8f987 │ │ │ │ @ instruction: 0xf7fe000c │ │ │ │ @ instruction: 0xf06fbbbf │ │ │ │ @ instruction: 0xf8440301 │ │ │ │ cmncs r4, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xf7ff9308 │ │ │ │ - blmi ff8f8688 <__read_chk@plt+0xff8932b4> │ │ │ │ + blmi ff8f8618 <__read_chk@plt+0xff893244> │ │ │ │ @ instruction: 0xf85b46a2 │ │ │ │ @ instruction: 0xf7ff7003 │ │ │ │ vldmiavs sl, {s22-s248} │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ ldmdbvs sl, {r0, r1, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ ldcvs 15, cr10, [fp], {55} @ 0x37 │ │ │ │ @@ -37598,187 +37570,187 @@ │ │ │ │ @ instruction: 0xf844a80d │ │ │ │ movwcs r3, #3240 @ 0xca8 │ │ │ │ @ instruction: 0xf0be6153 │ │ │ │ @ instruction: 0xf7fefcaf │ │ │ │ ldrmi fp, [r8], -r4, lsl #30 │ │ │ │ mrrc2 0, 10, pc, r8, cr9 @ │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - @ instruction: 0xf9aaf179 │ │ │ │ + @ instruction: 0xf952f179 │ │ │ │ @ instruction: 0xf7fe60f8 │ │ │ │ ldrmi fp, [r8], -sp, ror #24 │ │ │ │ mcrr2 0, 10, pc, lr, cr9 @ │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ - @ instruction: 0xf9a0f179 │ │ │ │ + @ instruction: 0xf948f179 │ │ │ │ str r6, [r5, #184] @ 0xb8 │ │ │ │ ldrbtmi r4, [r8], #-2265 @ 0xfffff727 │ │ │ │ - @ instruction: 0xf99af179 │ │ │ │ + @ instruction: 0xf942f179 │ │ │ │ @ instruction: 0xf8546028 │ │ │ │ - bcs 95228 <__read_chk@plt+0x2fe54> │ │ │ │ + bcs 951b8 <__read_chk@plt+0x2fde4> │ │ │ │ svcge 0x00ccf47e │ │ │ │ svclt 0x00cef7fe │ │ │ │ @ instruction: 0x3010f8d9 │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ strbmi sl, [r1, #4022] @ 0xfb6 │ │ │ │ ldrmi fp, [r8], -ip, lsl #30 │ │ │ │ @ instruction: 0xf0a92007 │ │ │ │ @ instruction: 0xf0aafc31 │ │ │ │ @ instruction: 0xf179fdad │ │ │ │ - eorvs pc, r8, r3, lsl #19 │ │ │ │ + eorvs pc, r8, fp, lsr #18 │ │ │ │ stccs 8, cr15, [r4], #336 @ 0x150 │ │ │ │ @ instruction: 0xf47e2a00 │ │ │ │ @ instruction: 0xf7feafb5 │ │ │ │ - blmi ff2f9eac <__read_chk@plt+0xff294ad8> │ │ │ │ + blmi ff2f9e3c <__read_chk@plt+0xff294a68> │ │ │ │ andgt pc, r3, fp, asr r8 @ │ │ │ │ ldmiblt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0aa4618 │ │ │ │ @ instruction: 0x4603fd9b │ │ │ │ svclt 0x00a1f7fe │ │ │ │ subsvs pc, r4, #536870916 @ 0x20000004 │ │ │ │ svclt 0x0008428f │ │ │ │ andspl pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf1034413 │ │ │ │ ldmibvs fp, {r2, r3, r4, r9, fp}^ │ │ │ │ stmlt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f2008 │ │ │ │ @ instruction: 0xf15f0900 │ │ │ │ - movwcs pc, #20369 @ 0x4f91 @ │ │ │ │ + movwcs pc, #20281 @ 0x4f39 @ │ │ │ │ @ instruction: 0xf8ca4602 │ │ │ │ @ instruction: 0xf7ff0000 │ │ │ │ - blmi fe9b82b8 <__read_chk@plt+0xfe952ee4> │ │ │ │ + blmi fe9b8248 <__read_chk@plt+0xfe952e74> │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ stclt 7, cr15, [sp], {254} @ 0xfe │ │ │ │ ldrbtmi r4, [r8], #-2230 @ 0xfffff74a │ │ │ │ - @ instruction: 0xf950f179 │ │ │ │ + @ instruction: 0xf8f8f179 │ │ │ │ @ instruction: 0xf8546028 │ │ │ │ - bcs 952bc <__read_chk@plt+0x2fee8> │ │ │ │ + bcs 9524c <__read_chk@plt+0x2fe78> │ │ │ │ svcge 0x0082f47e │ │ │ │ svclt 0x0084f7fe │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ stmdbls r6, {r4, r5, r9, sl, lr} │ │ │ │ eorcs pc, r7, r3, asr r8 @ │ │ │ │ stccs 8, cr15, [r4], #272 @ 0x110 │ │ │ │ eorcs pc, r1, r3, asr r8 @ │ │ │ │ eorcs pc, r7, r3, asr #16 │ │ │ │ stccs 8, cr15, [r4], #336 @ 0x150 │ │ │ │ eorcs pc, r1, r3, asr #16 │ │ │ │ ldc2l 0, cr15, [r2], #-780 @ 0xfffffcf4 │ │ │ │ ldmdavs r9, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blcs a4d8c <__read_chk@plt+0x3f9b8> │ │ │ │ + blcs a4d1c <__read_chk@plt+0x3f948> │ │ │ │ andshi pc, ip, #0 │ │ │ │ - blvs fe324dd8 <__read_chk@plt+0xfe2bfa04> │ │ │ │ + blvs fe324d68 <__read_chk@plt+0xfe2bf994> │ │ │ │ tstlt r0, r0, ror #22 │ │ │ │ movtvs r6, #33665 @ 0x8381 │ │ │ │ cmnvs r2, #144, 22 @ 0x24000 │ │ │ │ movtvs fp, #12544 @ 0x3100 │ │ │ │ @ instruction: 0xe014f8d2 │ │ │ │ @ instruction: 0xf8d26398 │ │ │ │ - b 147a154 <__read_chk@plt+0x1414d80> │ │ │ │ - blx 85a100 <__read_chk@plt+0x7f4d2c> │ │ │ │ - blvs 1889ac4 <__read_chk@plt+0x18246f0> │ │ │ │ + b 147a0e4 <__read_chk@plt+0x1414d10> │ │ │ │ + blx 85a090 <__read_chk@plt+0x7f4cbc> │ │ │ │ + blvs 1889a54 <__read_chk@plt+0x1824680> │ │ │ │ orrsvs r0, r4, #0, 8 │ │ │ │ addcc pc, r0, r0, lsl #10 │ │ │ │ - b 109dab0 <__read_chk@plt+0x10386dc> │ │ │ │ + b 109da40 <__read_chk@plt+0x103866c> │ │ │ │ cmpvs r0, lr │ │ │ │ @ instruction: 0xe014f8dc │ │ │ │ andsmi lr, lr, pc, asr #20 │ │ │ │ mcr2 10, 4, pc, cr14, cr15, {0} @ │ │ │ │ @ instruction: 0xf5000400 │ │ │ │ - b 10962b0 <__read_chk@plt+0x1030edc> │ │ │ │ + b 1096240 <__read_chk@plt+0x1030e6c> │ │ │ │ @ instruction: 0xf8cc000e │ │ │ │ @ instruction: 0xf8d30014 │ │ │ │ - b 147a10c <__read_chk@plt+0x1414d38> │ │ │ │ - blx 85a130 <__read_chk@plt+0x7f4d5c> │ │ │ │ + b 147a09c <__read_chk@plt+0x1414cc8> │ │ │ │ + blx 85a0c0 <__read_chk@plt+0x7f4cec> │ │ │ │ streq pc, [r0], #-3212 @ 0xfffff374 │ │ │ │ addcc pc, r0, r0, lsr #11 │ │ │ │ andeq lr, ip, r0, asr #20 │ │ │ │ @ instruction: 0xf8d76158 │ │ │ │ - b 147a124 <__read_chk@plt+0x1414d50> │ │ │ │ - blx 85a148 <__read_chk@plt+0x7f4d74> │ │ │ │ + b 147a0b4 <__read_chk@plt+0x1414ce0> │ │ │ │ + blx 85a0d8 <__read_chk@plt+0x7f4d04> │ │ │ │ streq pc, [r0], #-3212 @ 0xfffff374 │ │ │ │ addcc pc, r0, r0, lsr #11 │ │ │ │ andeq lr, ip, r0, asr #20 │ │ │ │ @ instruction: 0xf85b6178 │ │ │ │ stmdavs r0, {r1, r2} │ │ │ │ addmi r6, lr, #8781824 @ 0x860000 │ │ │ │ addvs fp, r4, r8, lsl #30 │ │ │ │ stmibge r3!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00084296 │ │ │ │ @ instruction: 0xf7ff6083 │ │ │ │ @ instruction: 0x4649b99e │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ ldc2l 0, cr15, [r6, #20]! │ │ │ │ @ instruction: 0xf0c34630 │ │ │ │ - blls 209168 <__read_chk@plt+0x1a3d94> │ │ │ │ + blls 2090f8 <__read_chk@plt+0x1a3d24> │ │ │ │ @ instruction: 0xf7fe6819 │ │ │ │ ldmdbmi r8!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7da4479 │ │ │ │ - ldrt lr, [r1], -r6, asr #25 │ │ │ │ + @ instruction: 0xe631ecfe │ │ │ │ svceq 0x0000f1bc │ │ │ │ - blge 1e87228 <__read_chk@plt+0x1e21e54> │ │ │ │ + blge 1e871b8 <__read_chk@plt+0x1e21de4> │ │ │ │ @ instruction: 0xf7ff463b │ │ │ │ @ instruction: 0xf8d8bb72 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1790b0c │ │ │ │ - @ instruction: 0xf8d8f8c1 │ │ │ │ + @ instruction: 0xf8d8f869 │ │ │ │ @ instruction: 0xf8ca35d4 │ │ │ │ @ instruction: 0xf5030000 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1790b38 │ │ │ │ - @ instruction: 0xf8c9f8b7 │ │ │ │ + @ instruction: 0xf8c9f85f │ │ │ │ @ instruction: 0xf7fe0000 │ │ │ │ @ instruction: 0xf8dfb9f2 │ │ │ │ ldrbtmi r9, [r9], #416 @ 0x1a0 │ │ │ │ @ instruction: 0xf7ff4648 │ │ │ │ - blmi 1a38498 <__read_chk@plt+0x19d30c4> │ │ │ │ + blmi 1a38428 <__read_chk@plt+0x19d3054> │ │ │ │ andgt pc, r3, fp, asr r8 @ │ │ │ │ stmialt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fe4607 │ │ │ │ strmi fp, [r7], -pc, ror #26 │ │ │ │ stmdapl r0, {r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ - bllt d48180 <__read_chk@plt+0xce2dac> │ │ │ │ + bllt d48110 <__read_chk@plt+0xce2d3c> │ │ │ │ ldrbtmi r4, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ ldc2 0, cr15, [r0], {245} @ 0xf5 │ │ │ │ - blt 748188 <__read_chk@plt+0x6e2db4> │ │ │ │ + blt 748118 <__read_chk@plt+0x6e2d44> │ │ │ │ andsvs r9, ip, r5, lsl #22 │ │ │ │ @ instruction: 0xf8d62401 │ │ │ │ @ instruction: 0xf7ffc034 │ │ │ │ @ instruction: 0xf0a9ba99 │ │ │ │ @ instruction: 0x4602ff13 │ │ │ │ movweq pc, #49408 @ 0xc100 @ │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ @ instruction: 0xf7fea9bb │ │ │ │ @ instruction: 0xf854b9b1 │ │ │ │ ldmdami r5, {r2, r3, r5, r7, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf1794478 │ │ │ │ - @ instruction: 0xf8c8f883 │ │ │ │ + @ instruction: 0xf8c8f82b │ │ │ │ @ instruction: 0xf7fe000c │ │ │ │ @ instruction: 0xf854ba63 │ │ │ │ ldmdami r1, {r2, r3, r5, r7, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf1794478 │ │ │ │ - @ instruction: 0xf8c8f879 │ │ │ │ + @ instruction: 0xf8c8f821 │ │ │ │ @ instruction: 0xf7ff0008 │ │ │ │ @ instruction: 0xf1bcbb73 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0xf7ffab1a │ │ │ │ stmdb r4, {r1, r3, r4, r8, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7fe992b │ │ │ │ - blmi 12f8e04 <__read_chk@plt+0x1293a30> │ │ │ │ + blmi 12f8d94 <__read_chk@plt+0x12939c0> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf7fe9306 │ │ │ │ @ instruction: 0x4640bf12 │ │ │ │ stc2 0, cr15, [sl], {170} @ 0xaa │ │ │ │ @ instruction: 0xf7ff4680 │ │ │ │ @ instruction: 0xf8d9bb56 │ │ │ │ - blcs 9632c <__read_chk@plt+0x30f58> │ │ │ │ + blcs 962bc <__read_chk@plt+0x30ee8> │ │ │ │ svcge 0x0079f47f │ │ │ │ ldreq pc, [ip], #-266 @ 0xfffffef6 │ │ │ │ @ instruction: 0x0010f8da │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blmi a3548c <__read_chk@plt+0x9d00b8> │ │ │ │ + blmi a3541c <__read_chk@plt+0x9d0048> │ │ │ │ @ instruction: 0xf85b45d0 │ │ │ │ @ instruction: 0xf0002003 │ │ │ │ ldmdavs r2, {r1, r2, r3, r4, r8, pc} │ │ │ │ @ instruction: 0xf5024643 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @@ -37786,261 +37758,261 @@ │ │ │ │ stcge 4, cr15, [r8], {127} @ 0x7f │ │ │ │ strbmi lr, [r0], -sp, lsr #9 │ │ │ │ stc2l 0, cr15, [r4], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xf7fe4680 │ │ │ │ @ instruction: 0xf8daba16 │ │ │ │ @ instruction: 0xf7ff2038 │ │ │ │ @ instruction: 0xf8d9ba78 │ │ │ │ - blcs 96360 <__read_chk@plt+0x30f8c> │ │ │ │ + blcs 962f0 <__read_chk@plt+0x30f1c> │ │ │ │ svcge 0x004ff47f │ │ │ │ ldreq pc, [r4], #-266 @ 0xfffffef6 │ │ │ │ @ instruction: 0xf854e7d4 │ │ │ │ stmdami sl!, {r2, r3, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0xf1794478 │ │ │ │ - adcsvs pc, r8, r7, lsr #16 │ │ │ │ + @ instruction: 0xf1784478 │ │ │ │ + adcsvs pc, r8, pc, asr #31 │ │ │ │ @ instruction: 0xf854e40c │ │ │ │ stmdami r7!, {r2, r3, r5, r7, sl, fp, pc} │ │ │ │ - @ instruction: 0xf1794478 │ │ │ │ - @ instruction: 0xf8c8f81f │ │ │ │ + @ instruction: 0xf1784478 │ │ │ │ + @ instruction: 0xf8c8ffc7 │ │ │ │ @ instruction: 0xf7ff0008 │ │ │ │ @ instruction: 0xf854bb19 │ │ │ │ stmdami r3!, {r2, r3, r5, r7, sl, fp, ip, sp, lr} │ │ │ │ - @ instruction: 0xf1794478 │ │ │ │ - rscsvs pc, r8, r5, lsl r8 @ │ │ │ │ - blt ff6c8298 <__read_chk@plt+0xff662ec4> │ │ │ │ - andseq r9, ip, r2, asr r0 │ │ │ │ + @ instruction: 0xf1784478 │ │ │ │ + ldrhtvs pc, [r8], #253 @ 0xfd @ │ │ │ │ + blt ff6c8228 <__read_chk@plt+0xff662e54> │ │ │ │ + andseq r8, ip, r6, ror #30 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r8, ip, ip, lsr #21 │ │ │ │ - andseq r8, ip, sl, asr #20 │ │ │ │ + andseq r8, ip, r0, asr #19 │ │ │ │ + andseq r8, ip, lr, asr r9 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq r8, ip, sl, lsl #28 │ │ │ │ + andseq r8, ip, lr, lsl sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001c88d0 │ │ │ │ - andseq r8, ip, r0, lsl #19 │ │ │ │ - mulseq ip, lr, r3 │ │ │ │ - andseq r8, ip, r4, asr #13 │ │ │ │ - @ instruction: 0x001c86ba │ │ │ │ - @ instruction: 0x001c0ab4 │ │ │ │ - @ instruction: 0x001c87d2 │ │ │ │ - andseq r8, ip, r2, lsl #13 │ │ │ │ - andseq r8, ip, r6, lsr r6 │ │ │ │ - andseq sl, ip, r0, asr r8 │ │ │ │ - eoreq r3, pc, r8, lsr pc @ │ │ │ │ - andseq r3, ip, r8, ror r5 │ │ │ │ - @ instruction: 0x001c86dc │ │ │ │ - andseq r8, ip, r2, asr r3 │ │ │ │ + andseq r8, ip, r4, ror #15 │ │ │ │ + mulseq ip, r4, r8 │ │ │ │ + @ instruction: 0x001c82b2 │ │ │ │ + @ instruction: 0x001c85d8 │ │ │ │ + andseq r8, ip, lr, asr #11 │ │ │ │ + @ instruction: 0x001c09fc │ │ │ │ + andseq r8, ip, r6, ror #13 │ │ │ │ + mulseq ip, r6, r5 │ │ │ │ + andseq r8, ip, sl, asr #10 │ │ │ │ + andseq sl, ip, r4, ror #14 │ │ │ │ + eoreq r3, pc, ip, asr #28 │ │ │ │ + andseq r3, ip, r0, asr #9 │ │ │ │ + @ instruction: 0x001c85f0 │ │ │ │ + andseq r8, ip, r6, ror #4 │ │ │ │ @ instruction: 0x000012b8 │ │ │ │ - @ instruction: 0x001c82d2 │ │ │ │ - andseq r8, ip, r0, rrx │ │ │ │ - ldrsbteq r1, [r2], -lr │ │ │ │ + andseq r8, ip, r6, ror #3 │ │ │ │ + andseq r7, ip, r4, ror pc │ │ │ │ + eorseq r1, r2, r2, ror #13 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ - eoreq ip, fp, r2, asr #14 │ │ │ │ - andseq r8, ip, r4, lsr #2 │ │ │ │ - andseq r8, ip, r0, lsl r1 │ │ │ │ + eoreq ip, fp, r6, asr r6 │ │ │ │ + andseq r8, ip, r8, lsr r0 │ │ │ │ + andseq r8, ip, r4, lsr #32 │ │ │ │ andeq r1, r0, r0, lsr r0 │ │ │ │ - andseq r8, ip, ip, rrx │ │ │ │ - andseq r8, ip, r0, ror r0 │ │ │ │ - andseq r8, ip, r8, asr #32 │ │ │ │ + andseq r7, ip, r0, lsl #31 │ │ │ │ + andseq r7, ip, r4, lsl #31 │ │ │ │ + andseq r7, ip, ip, asr pc │ │ │ │ stchi 8, cr15, [ip], #336 @ 0x150 │ │ │ │ ldrbtmi r4, [r8], #-2143 @ 0xfffff7a1 │ │ │ │ - @ instruction: 0xffcaf178 │ │ │ │ + @ instruction: 0xff72f178 │ │ │ │ andeq pc, ip, r8, asr #17 │ │ │ │ stmiblt sl!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0aa4638 │ │ │ │ strmi pc, [r7], -fp, ror #23 │ │ │ │ - blt fe0c833c <__read_chk@plt+0xfe062f68> │ │ │ │ + blt fe0c82cc <__read_chk@plt+0xfe062ef8> │ │ │ │ @ instruction: 0xf0aa4638 │ │ │ │ strmi pc, [r7], -r5, ror #23 │ │ │ │ - bllt fe7c834c <__read_chk@plt+0xfe762f78> │ │ │ │ + bllt fe7c82dc <__read_chk@plt+0xfe762f08> │ │ │ │ stcvc 8, cr15, [ip], #336 @ 0x150 │ │ │ │ ldrbtmi r4, [r8], #-2133 @ 0xfffff7ab │ │ │ │ - @ instruction: 0xffb4f178 │ │ │ │ + @ instruction: 0xff5cf178 │ │ │ │ @ instruction: 0xf7fe60f8 │ │ │ │ @ instruction: 0xf854ba77 │ │ │ │ ldmdami r2, {r2, r3, r5, r7, sl, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1784478 │ │ │ │ - adcsvs pc, r8, fp, lsr #31 │ │ │ │ - bllt fe4c8370 <__read_chk@plt+0xfe462f9c> │ │ │ │ + adcsvs pc, r8, r3, asr pc @ │ │ │ │ + bllt fe4c8300 <__read_chk@plt+0xfe462f2c> │ │ │ │ @ instruction: 0xf0a92007 │ │ │ │ @ instruction: 0xf0aafa4f │ │ │ │ @ instruction: 0xf854fbcb │ │ │ │ @ instruction: 0xf1788cac │ │ │ │ - @ instruction: 0xf8c8ff9f │ │ │ │ + @ instruction: 0xf8c8ff47 │ │ │ │ @ instruction: 0xf7fe000c │ │ │ │ @ instruction: 0xf0a9b97f │ │ │ │ @ instruction: 0xf0aafa43 │ │ │ │ @ instruction: 0xf854fbbf │ │ │ │ @ instruction: 0xf1788cac │ │ │ │ - @ instruction: 0xf8c8ff93 │ │ │ │ + @ instruction: 0xf8c8ff3b │ │ │ │ @ instruction: 0xf7ff0008 │ │ │ │ @ instruction: 0xf8c3ba8d │ │ │ │ strbmi r9, [ip], -r0 │ │ │ │ stmdacs r0, {r4, r6, r8, r9, fp, sp, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr15, cr14, {3} │ │ │ │ mrclt 7, 7, APSR_nzcv, cr14, cr14, {7} │ │ │ │ ldrbtmi r4, [r8], #-2110 @ 0xfffff7c2 │ │ │ │ - blx 1e46796 <__read_chk@plt+0x1de13c2> │ │ │ │ + blx 1e46726 <__read_chk@plt+0x1de1352> │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf0434650 │ │ │ │ @ instruction: 0xf8880304 │ │ │ │ @ instruction: 0xf14030f4 │ │ │ │ ldrbmi pc, [r0], -pc, lsr #23 @ │ │ │ │ - ldcl 7, cr15, [r2, #-872]! @ 0xfffffc98 │ │ │ │ + stc 7, cr15, [sl, #872]! @ 0x368 │ │ │ │ strtmi r1, [r3], #-3651 @ 0xfffff1bd │ │ │ │ @ instruction: 0xf8134650 │ │ │ │ - bcs f15404 <__read_chk@plt+0xeb0030> │ │ │ │ + bcs f15394 <__read_chk@plt+0xeaffc0> │ │ │ │ @ instruction: 0xf140d026 │ │ │ │ @ instruction: 0xf7fefb81 │ │ │ │ @ instruction: 0xf0a9b8eb │ │ │ │ @ instruction: 0xf0aafa13 │ │ │ │ @ instruction: 0xf854fb8f │ │ │ │ @ instruction: 0xf1787cac │ │ │ │ - adcsvs pc, r8, r3, ror #30 │ │ │ │ - bllt 12c8400 <__read_chk@plt+0x126302c> │ │ │ │ + adcsvs pc, r8, fp, lsl #30 │ │ │ │ + bllt 12c8390 <__read_chk@plt+0x1262fbc> │ │ │ │ @ instruction: 0xf0a92007 │ │ │ │ @ instruction: 0xf0aafa07 │ │ │ │ @ instruction: 0xf854fb83 │ │ │ │ @ instruction: 0xf1787cac │ │ │ │ - rscsvs pc, r8, r7, asr pc @ │ │ │ │ - blt 748414 <__read_chk@plt+0x6e3040> │ │ │ │ + ldrshtvs pc, [r8], #239 @ 0xef @ │ │ │ │ + blt 7483a4 <__read_chk@plt+0x6e2fd0> │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ @ instruction: 0xf7feaec8 │ │ │ │ ldrmi fp, [pc], -r7, asr #29 │ │ │ │ stmdblt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdls pc, [r8], pc @ │ │ │ │ ldr r4, [r8, #-1273]! @ 0xfffffb07 │ │ │ │ @ instruction: 0xf8032200 │ │ │ │ @ instruction: 0xf1402c08 │ │ │ │ @ instruction: 0xf7fefb57 │ │ │ │ @ instruction: 0xf7dab8c1 │ │ │ │ - @ instruction: 0x4650eabc │ │ │ │ + @ instruction: 0x4650eaf4 │ │ │ │ mrc2 0, 1, pc, cr12, cr3, {7} │ │ │ │ mcrlt 7, 3, pc, cr12, cr14, {7} @ │ │ │ │ - @ instruction: 0xff38f178 │ │ │ │ + mcr2 1, 7, pc, cr0, cr8, {3} @ │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf1786ce0 │ │ │ │ - @ instruction: 0xf8c9ff33 │ │ │ │ + @ instruction: 0xf8c9fedb │ │ │ │ @ instruction: 0xf7fe0000 │ │ │ │ ldmdavs r3, {r1, r2, r3, r5, r6, fp, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 3c87c4 <__read_chk@plt+0x3633f0> │ │ │ │ + bleq 3c8754 <__read_chk@plt+0x363380> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf178aed6 │ │ │ │ - strbmi pc, [r2], r1, lsr #30 @ │ │ │ │ + strbmi pc, [r2], r9, asr #29 @ │ │ │ │ @ instruction: 0xf7ff6020 │ │ │ │ ldrtmi fp, [r8], -r8, ror #22 │ │ │ │ mrc2 0, 0, pc, cr10, cr3, {7} │ │ │ │ stceq 8, cr15, [r8], #336 @ 0x150 │ │ │ │ stc2 0, cr15, [lr, #-780] @ 0xfffffcf4 │ │ │ │ mrcle 0, 7, r6, cr15, cr8, {1} │ │ │ │ vmovle.u8 r6, d15[6] │ │ │ │ - blvs fe7530a4 <__read_chk@plt+0xfe6edcd0> │ │ │ │ + blvs fe753034 <__read_chk@plt+0xfe6edc60> │ │ │ │ svclt 0x0000deff │ │ │ │ - andseq r7, ip, r6, asr #31 │ │ │ │ - mulseq ip, sl, pc @ │ │ │ │ - andseq r7, ip, r8, lsl #31 │ │ │ │ - andseq pc, ip, lr, asr #29 │ │ │ │ - eorseq r1, r2, r0, lsl r5 │ │ │ │ + @ instruction: 0x001c7eda │ │ │ │ + andseq r7, ip, lr, lsr #29 │ │ │ │ + mulseq ip, ip, lr │ │ │ │ + andseq pc, ip, r2, ror #27 │ │ │ │ + eorseq r1, r2, r4, lsl r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ @ instruction: 0xf5ad4a51 │ │ │ │ - blmi 14e98e0 <__read_chk@plt+0x148450c> │ │ │ │ + blmi 14e9870 <__read_chk@plt+0x148449c> │ │ │ │ ldclmi 4, cr4, [r1, #-488] @ 0xfffffe18 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf15ab980 │ │ │ │ - bmi 1409cd8 <__read_chk@plt+0x13a4904> │ │ │ │ + bmi 1409b08 <__read_chk@plt+0x13a4734> │ │ │ │ ldrbtmi r4, [sl], #-2890 @ 0xfffff4b6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, r8, r0, asr #32 │ │ │ │ stcvc 5, cr15, [r3, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blvs fe09bd1c <__read_chk@plt+0xfe036948> │ │ │ │ + blvs fe09bcac <__read_chk@plt+0xfe0368d8> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x8110f8df │ │ │ │ cdpmi 15, 4, cr4, cr5, cr4, {2} │ │ │ │ - ldrbtmi r4, [pc], #-1272 @ 8a51c <__read_chk@plt+0x25148> │ │ │ │ + ldrbtmi r4, [pc], #-1272 @ 8a4ac <__read_chk@plt+0x250d8> │ │ │ │ and r4, r2, lr, ror r4 │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ - bvs fe936998 <__read_chk@plt+0xfe8d15c4> │ │ │ │ + bvs fe936928 <__read_chk@plt+0xfe8d1554> │ │ │ │ ldmdbeq r0, {r1, r4, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd04f │ │ │ │ stmdavs r3!, {r8, fp}^ │ │ │ │ rscsle r2, r1, r0, lsl #22 │ │ │ │ @ instruction: 0xf9b4781a │ │ │ │ - blmi f8256c <__read_chk@plt+0xf1d198> │ │ │ │ + blmi f824fc <__read_chk@plt+0xf1d128> │ │ │ │ subsle r2, pc, r0, lsl #20 │ │ │ │ andlt pc, r3, r5, asr r8 @ │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbmi r0, [fp], -r0, lsr #24 │ │ │ │ stmdavs r1!, {r0, r1, sp, lr, pc}^ │ │ │ │ stcpl 0, cr3, [sl], {1} │ │ │ │ - bcs 2f6c48 <__read_chk@plt+0x291874> │ │ │ │ + bcs 2f6bd8 <__read_chk@plt+0x291804> │ │ │ │ tstpeq r1, r3, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - beq 1069a0 <__read_chk@plt+0xa15cc> │ │ │ │ + beq 106930 <__read_chk@plt+0xa155c> │ │ │ │ andsvc fp, sl, lr, lsl pc │ │ │ │ @ instruction: 0x460b46d6 │ │ │ │ - bl fec3ed38 <__read_chk@plt+0xfebd9964> │ │ │ │ + bl fec3ecc8 <__read_chk@plt+0xfebd98f4> │ │ │ │ @ instruction: 0xf8030103 │ │ │ │ ldmdane sl, {r0, r8, r9, fp, lr, pc}^ │ │ │ │ svceq 0x0007f012 │ │ │ │ stmdavs r1!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrmi r3, [r6], r1 │ │ │ │ - bcs a15b4 <__read_chk@plt+0x3c1e0> │ │ │ │ + bcs a1544 <__read_chk@plt+0x3c170> │ │ │ │ @ instruction: 0xf04fd1e7 │ │ │ │ ldrbmi r0, [r8], -r0, lsl #20 │ │ │ │ andge pc, r0, r3, lsl #17 │ │ │ │ - blx feac6a9c <__read_chk@plt+0xfea616c8> │ │ │ │ - blvs 144cd4 <__read_chk@plt+0xdf900> │ │ │ │ + blx feac6a2c <__read_chk@plt+0xfea61658> │ │ │ │ + blvs 144c64 <__read_chk@plt+0xdf890> │ │ │ │ vst1.8 {d20-d21}, [pc :128], r4 │ │ │ │ @ instruction: 0xf9b473fa │ │ │ │ ldrbtmi r1, [sl], #-10 │ │ │ │ - bl fe8eedb0 <__read_chk@plt+0xfe8899dc> │ │ │ │ + bl fe8eed40 <__read_chk@plt+0xfe88996c> │ │ │ │ @ instruction: 0xf10d0109 │ │ │ │ andcs r0, r1, #16, 18 @ 0x40000 │ │ │ │ - b 8dbedc <__read_chk@plt+0x876b08> │ │ │ │ + b 8dbe6c <__read_chk@plt+0x876a98> │ │ │ │ smlattls r1, r1, r1, r7 │ │ │ │ @ instruction: 0xf7da4619 │ │ │ │ - strbmi lr, [r8], -r8, lsl #25 │ │ │ │ + strbmi lr, [r8], -r0, asr #25 │ │ │ │ andge pc, r3, #9240576 @ 0x8d0000 │ │ │ │ - mcr2 1, 4, pc, cr4, cr10, {2} @ │ │ │ │ + mcr2 1, 1, pc, cr12, cr10, {2} @ │ │ │ │ stmib sp, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf10d8302 │ │ │ │ vst1.8 {d16-d17}, [pc :64], r0 │ │ │ │ @ instruction: 0x465073fa │ │ │ │ @ instruction: 0x2008f9b4 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r7, r1, #0, 4 │ │ │ │ - ldcl 7, cr15, [r2], #-872 @ 0xfffffc98 │ │ │ │ + stc 7, cr15, [sl], #872 @ 0x368 │ │ │ │ @ instruction: 0xf88d4650 │ │ │ │ @ instruction: 0xf15a9203 │ │ │ │ - @ instruction: 0xf9b4fe6f │ │ │ │ + @ instruction: 0xf9b4fe17 │ │ │ │ stmdavs r0!, {r3, ip, pc} │ │ │ │ stc2 1, cr15, [r4, #-344]! @ 0xfffffea8 │ │ │ │ ldr r4, [r6, r1, lsl #9] │ │ │ │ andlt pc, r3, r5, asr r8 @ │ │ │ │ sbfx r4, fp, #12, #31 │ │ │ │ - ldmib r4, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq r4, [r9], -r0 │ │ │ │ + b 3c850c <__read_chk@plt+0x363138> │ │ │ │ + eorseq r4, r9, r0, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r9, ip, lsr #7 │ │ │ │ - mlaseq r9, r6, r3, r4 │ │ │ │ - eorseq r1, r2, r8, lsr #8 │ │ │ │ - andseq r8, ip, r6, ror #8 │ │ │ │ - eorseq r1, r2, r4, lsr #8 │ │ │ │ + eorseq r4, r9, ip, lsl r4 │ │ │ │ + eorseq r4, r9, r6, lsl #8 │ │ │ │ + eorseq r1, r2, ip, lsr #6 │ │ │ │ + andseq r8, ip, sl, ror r3 │ │ │ │ + eorseq r1, r2, r8, lsr #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r8, ip, r2, lsl #3 │ │ │ │ + mulseq ip, r6, r0 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ ldrbcc pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ addvs pc, r4, #12582912 @ 0xc00000 │ │ │ │ mlasle r5, r1, r2, r4 │ │ │ │ submi pc, ip, #805306368 @ 0x30000000 │ │ │ │ mlasle r1, r1, r2, r4 │ │ │ │ rscsmi pc, ip, #805306368 @ 0x30000000 │ │ │ │ @@ -38061,30 +38033,30 @@ │ │ │ │ addsmi r3, r1, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xf503d010 │ │ │ │ andcc r5, r4, #1342177293 @ 0x5000000d │ │ │ │ mulle fp, r1, r2 │ │ │ │ sbcspl pc, r6, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r1, #16, 4 │ │ │ │ vhadd.s8 d13, d3, d6 │ │ │ │ - bne ff29b53c <__read_chk@plt+0xff236168> │ │ │ │ + bne ff29b4cc <__read_chk@plt+0xff2360f8> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ ldrsbtgt pc, [r4], #143 @ 0x8f @ │ │ │ │ @ instruction: 0xf8d044fc │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ addsmi r6, r1, #132, 4 @ 0x40000008 │ │ │ │ vqadd.s8 d13, d3, d29 │ │ │ │ addsmi r4, r1, #76, 4 @ 0xc0000004 │ │ │ │ vqadd.s8 d13, d3, d21 │ │ │ │ addsmi r4, r1, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xf503d03d │ │ │ │ addsmi r6, r1, #1342177290 @ 0x5000000a │ │ │ │ - bmi dbe7dc <__read_chk@plt+0xd59408> │ │ │ │ + bmi dbe76c <__read_chk@plt+0xd59398> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ eorsle r4, r0, sl, lsl #5 │ │ │ │ subspl pc, r4, #805306368 @ 0x30000000 │ │ │ │ mlasle r8, r1, r2, r4 │ │ │ │ adcsvs pc, r0, #12582912 @ 0xc00000 │ │ │ │ mlasle ip, r1, r2, r4 │ │ │ │ adcpl pc, ip, #805306368 @ 0x30000000 │ │ │ │ @@ -38099,45 +38071,45 @@ │ │ │ │ addsmi r3, r1, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xf503d037 │ │ │ │ andscc r5, r0, #1610612749 @ 0x6000000d │ │ │ │ mlasle sl, r1, r2, r4 │ │ │ │ bicspl pc, r3, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r9, #24, 6 @ 0x60000000 │ │ │ │ andcs sp, r0, r1, lsr r0 │ │ │ │ - blmi 81c504 <__read_chk@plt+0x7b7130> │ │ │ │ + blmi 81c494 <__read_chk@plt+0x7b70c0> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 7dc50c <__read_chk@plt+0x777138> │ │ │ │ + blmi 7dc49c <__read_chk@plt+0x7770c8> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 79c514 <__read_chk@plt+0x737140> │ │ │ │ + blmi 79c4a4 <__read_chk@plt+0x7370d0> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 75c51c <__read_chk@plt+0x6f7148> │ │ │ │ + blmi 75c4ac <__read_chk@plt+0x6f70d8> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 71c524 <__read_chk@plt+0x6b7150> │ │ │ │ + blmi 71c4b4 <__read_chk@plt+0x6b70e0> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 6dc52c <__read_chk@plt+0x677158> │ │ │ │ + blmi 6dc4bc <__read_chk@plt+0x6770e8> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 69c534 <__read_chk@plt+0x637160> │ │ │ │ + blmi 69c4c4 <__read_chk@plt+0x6370f0> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 65c53c <__read_chk@plt+0x5f7168> │ │ │ │ + blmi 65c4cc <__read_chk@plt+0x5f70f8> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 61c544 <__read_chk@plt+0x5b7170> │ │ │ │ + blmi 61c4d4 <__read_chk@plt+0x5b7100> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 5dc54c <__read_chk@plt+0x577178> │ │ │ │ + blmi 5dc4dc <__read_chk@plt+0x577108> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 59c554 <__read_chk@plt+0x537180> │ │ │ │ + blmi 59c4e4 <__read_chk@plt+0x537110> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 55c55c <__read_chk@plt+0x4f7188> │ │ │ │ + blmi 55c4ec <__read_chk@plt+0x4f7118> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 51c564 <__read_chk@plt+0x4b7190> │ │ │ │ + blmi 51c4f4 <__read_chk@plt+0x4b7120> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ - blmi 4dc56c <__read_chk@plt+0x477198> │ │ │ │ + blmi 4dc4fc <__read_chk@plt+0x477128> │ │ │ │ andeq pc, r3, ip, asr r8 @ │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r4, r9, r4, asr #3 │ │ │ │ - eorseq r2, pc, r0, lsl #20 │ │ │ │ + eorseq r4, r9, r4, lsr r2 │ │ │ │ + eorseq r2, pc, r0, ror sl @ │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r1, r0, r4, ror #11 │ │ │ │ andeq r0, r0, ip, lsr sp │ │ │ │ andeq r0, r0, r4, asr #23 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, ip, ror #24 │ │ │ │ @@ -38145,23 +38117,23 @@ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ andeq r1, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ muleq r0, ip, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febe19fc <__read_chk@plt+0xfeb7c628> │ │ │ │ + bl febe198c <__read_chk@plt+0xfeb7c5b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi cce7c4 <__read_chk@plt+0xc693f0> │ │ │ │ + blmi cce754 <__read_chk@plt+0xc69380> │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ strmi ip, [r5], -r4, asr #1 │ │ │ │ ldrbtmi r4, [ip], #1147 @ 0x47b │ │ │ │ tstlt r9, r9, asr r8 │ │ │ │ mulcc r4, r4, r9 │ │ │ │ - blle ad541c <__read_chk@plt+0xa70048> │ │ │ │ + blle ad53ac <__read_chk@plt+0xa6ffd8> │ │ │ │ @ instruction: 0xf85c4b2c │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccc pc, r4, #13828096 @ 0xd30000 │ │ │ │ mulle r2, r9, r2 │ │ │ │ ldrbeq r7, [r9, r3, ror #18] │ │ │ │ stmiblt sl!, {r2, r3, r4, sl, ip, lr, pc}^ │ │ │ │ @@ -38173,108 +38145,108 @@ │ │ │ │ addmi r1, r3, #929792 @ 0xe3000 │ │ │ │ adceq lr, r3, #323584 @ 0x4f000 │ │ │ │ vqdmulh.s d15, d2, d1 │ │ │ │ @ instruction: 0xf241dc2e │ │ │ │ addmi r3, fp, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xf240dc0f │ │ │ │ addmi r6, fp, #180, 2 @ 0x2d │ │ │ │ - bcc 1a7e874 <__read_chk@plt+0x1a194a0> │ │ │ │ + bcc 1a7e804 <__read_chk@plt+0x1a19430> │ │ │ │ ldmdale r0, {r0, r1, r3, r9, fp, sp} │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ @ instruction: 0xf0007920 │ │ │ │ stmdacc sl, {r0, r1, r3} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ - bcc 1db9d64 <__read_chk@plt+0x1d54990> │ │ │ │ + bcc 1db9cf4 <__read_chk@plt+0x1d54920> │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ bicspl pc, pc, #1879048204 @ 0x7000000c │ │ │ │ @ instruction: 0x07db40d3 │ │ │ │ stmdbvc r3!, {r1, r2, r3, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ movweq pc, #45059 @ 0xb003 @ │ │ │ │ mvnle r2, sl, lsl #22 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - blx fec46ab2 <__read_chk@plt+0xfebe16de> │ │ │ │ + blx fec46a42 <__read_chk@plt+0xfebe166e> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldc2 7, cr15, [r2, #1004]! @ 0x3ec │ │ │ │ svclt 0x00183800 │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ bicsvs pc, r8, r2, asr #4 │ │ │ │ sbcsle r4, r7, fp, lsl #5 │ │ │ │ - bcs 259468 <__read_chk@plt+0x1f4094> │ │ │ │ + bcs 2593f8 <__read_chk@plt+0x1f4024> │ │ │ │ ubfx sp, r4, #19, #5 │ │ │ │ - ldrsbteq r2, [pc], -ip │ │ │ │ - eorseq r4, r9, r6, ror r0 │ │ │ │ + eorseq r2, pc, ip, asr #18 │ │ │ │ + eorseq r4, r9, r6, ror #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febe1adc <__read_chk@plt+0xfeb7c708> │ │ │ │ + bl febe1a6c <__read_chk@plt+0xfeb7c698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf7ff460d │ │ │ │ teqplt r8, r5, lsl #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf003792b │ │ │ │ - blcs 30b520 <__read_chk@plt+0x2a614c> │ │ │ │ + blcs 30b4b0 <__read_chk@plt+0x2a60dc> │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ ldclt 0, cr13, [r8, #-8]! │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ ldrbcc pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ adcspl pc, r9, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r5, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xf503d0f3 │ │ │ │ movwcc r5, #49952 @ 0xc320 │ │ │ │ - blx fec914bc <__read_chk@plt+0xfec2c0e8> │ │ │ │ + blx fec9144c <__read_chk@plt+0xfec2c078> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x0000bd38 │ │ │ │ stmdacs r0, {r2, r5, r8, fp, lr} │ │ │ │ - blle d5bb10 <__read_chk@plt+0xcf673c> │ │ │ │ - blmi 97e9f4 <__read_chk@plt+0x919620> │ │ │ │ + blle d5baa0 <__read_chk@plt+0xcf66cc> │ │ │ │ + blmi 97e984 <__read_chk@plt+0x9195b0> │ │ │ │ ldrbtmi fp, [fp], #-1072 @ 0xfffffbd0 │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ - blvs fe75c1a4 <__read_chk@plt+0xfe6f6dd0> │ │ │ │ + blvs fe75c134 <__read_chk@plt+0xfe6f6d60> │ │ │ │ eorsle r2, r9, r0, lsl #22 │ │ │ │ mvnsle r3, r1, lsl #16 │ │ │ │ adcvs r4, fp, lr, lsl sl │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalseq pc, r4, r2, r8 @ │ │ │ │ addne pc, r0, #13762560 @ 0xd20000 │ │ │ │ andseq pc, r0, r0, asr #32 │ │ │ │ rscseq pc, r4, r2, lsl #17 │ │ │ │ ldmib r1, {r1, r3, fp, sp, lr}^ │ │ │ │ - bne 50ad70 <__read_chk@plt+0x4a599c> │ │ │ │ - bcs 912b4 <__read_chk@plt+0x2bee0> │ │ │ │ + bne 50ad00 <__read_chk@plt+0x4a592c> │ │ │ │ + bcs 91244 <__read_chk@plt+0x2be70> │ │ │ │ stmdavs ip!, {r0, r1, r2, r3, r8, sl, fp, ip, lr, pc} │ │ │ │ and r2, r9, r0, lsl #2 │ │ │ │ @ instruction: 0xf0106a98 │ │ │ │ svclt 0x00080f02 │ │ │ │ - blvs 175c1e4 <__read_chk@plt+0x16f6e10> │ │ │ │ + blvs 175c174 <__read_chk@plt+0x16f6da0> │ │ │ │ svclt 0x00182a00 │ │ │ │ andle r2, r8, r0, lsl #22 │ │ │ │ addsmi r3, ip, #4096 @ 0x1000 │ │ │ │ ldclt 1, cr13, [r0], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0x47704770 │ │ │ │ @ instruction: 0xf0004240 │ │ │ │ - blx fed389f0 <__read_chk@plt+0xfecd361c> │ │ │ │ + blx fed38980 <__read_chk@plt+0xfecd35ac> │ │ │ │ stmdbcs r0, {r1, r7, r9, ip, sp, lr, pc} │ │ │ │ subsne lr, r2, #323584 @ 0x4f000 │ │ │ │ andcs fp, r0, #8, 30 │ │ │ │ rscsle r2, r0, r0, lsl #20 │ │ │ │ smlabtne r0, r5, r9, lr │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ bfi r4, r3, (invalid: 12:5) │ │ │ │ - eorseq r3, r9, ip, asr pc │ │ │ │ - ldrhteq r2, [pc], -r6 │ │ │ │ + eorseq r3, r9, ip, asr #31 │ │ │ │ + eorseq r2, pc, r6, lsr #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrsbtgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ ldrbtmi r2, [ip], #2048 @ 0x800 │ │ │ │ eorle sp, r8, sl, lsr #22 │ │ │ │ ldrtlt r4, [r0], #-2845 @ 0xfffff4e3 │ │ │ │ ldrbtmi r2, [fp], #-1280 @ 0xfffffb00 │ │ │ │ stmiavs r3!, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ - blvs 175c248 <__read_chk@plt+0x16f6e74> │ │ │ │ + blvs 175c1d8 <__read_chk@plt+0x16f6e04> │ │ │ │ stmdavs r1!, {r0, r1, r3, r4, r8, r9, ip, sp, pc} │ │ │ │ addsmi r6, r1, #157696 @ 0x26800 │ │ │ │ strcc fp, [r1, #-3848] @ 0xfffff0f8 │ │ │ │ mvnsle r3, r1, lsl #16 │ │ │ │ adcvs r4, r3, r6, lsl sl │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @@ -38286,143 +38258,143 @@ │ │ │ │ cmnlt r2, r2, asr fp │ │ │ │ @ instruction: 0x07886a91 │ │ │ │ stmib r4, {r1, r3, r4, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ ldclt 2, cr2, [r0], #-0 │ │ │ │ @ instruction: 0x47704770 │ │ │ │ @ instruction: 0xf7ff4240 │ │ │ │ ssub16mi fp, r3, sp │ │ │ │ - bvs fe7449b0 <__read_chk@plt+0xfe6df5dc> │ │ │ │ + bvs fe744940 <__read_chk@plt+0xfe6df56c> │ │ │ │ strle r0, [r4, #-1938] @ 0xfffff86e │ │ │ │ - bvs fe7258a4 <__read_chk@plt+0xfe6c04d0> │ │ │ │ + bvs fe725834 <__read_chk@plt+0xfe6c0460> │ │ │ │ ldrbtle r0, [fp], #1937 @ 0x791 │ │ │ │ stmib r4, {r0, r1, r5, r7, sp, lr}^ │ │ │ │ strb r3, [ip, r0, lsl #6]! │ │ │ │ - ldrhteq r3, [r9], -sl │ │ │ │ - eorseq r2, pc, r2, lsl r7 @ │ │ │ │ + eorseq r3, r9, sl, lsr #30 │ │ │ │ + eorseq r2, pc, r2, lsl #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbtmi r4, [fp], #-2833 @ 0xfffff4ef │ │ │ │ stmdavs sl, {r0, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf7ffb90a │ │ │ │ @ instruction: 0x4613bfb3 │ │ │ │ - bcs a58ac <__read_chk@plt+0x404d8> │ │ │ │ + bcs a583c <__read_chk@plt+0x40468> │ │ │ │ stmvs sl, {r0, r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ addsmi fp, sl, #88, 2 │ │ │ │ - blvs 177ee44 <__read_chk@plt+0x1719a70> │ │ │ │ + blvs 177edd4 <__read_chk@plt+0x1719a00> │ │ │ │ stmdacs r0, {r0, fp, ip, sp} │ │ │ │ - blcs ba6d8 <__read_chk@plt+0x55304> │ │ │ │ + blcs ba668 <__read_chk@plt+0x55294> │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - blcs bf234 <__read_chk@plt+0x59e60> │ │ │ │ + blcs bf1c4 <__read_chk@plt+0x59df0> │ │ │ │ andcs sp, r0, fp, ror #1 │ │ │ │ - blvs 1782a94 <__read_chk@plt+0x171d6c0> │ │ │ │ + blvs 1782a24 <__read_chk@plt+0x171d650> │ │ │ │ rscle r2, r6, r0, lsl #22 │ │ │ │ addsmi r3, sl, #65536 @ 0x10000 │ │ │ │ @ instruction: 0xf7ffd1f9 │ │ │ │ svclt 0x0000bf97 │ │ │ │ - mlaseq pc, r6, r6, r2 @ │ │ │ │ + eorseq r2, pc, r6, lsl #14 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ @ instruction: 0xf8d34608 │ │ │ │ @ instruction: 0xf8932280 │ │ │ │ ldmdavs r3, {r0, r3, r8, ip} │ │ │ │ - bne fe764df8 <__read_chk@plt+0xfe6ffa24> │ │ │ │ - blcc 15c2bc <__read_chk@plt+0xf6ee8> │ │ │ │ + bne fe764d88 <__read_chk@plt+0xfe6ff9b4> │ │ │ │ + blcc 15c24c <__read_chk@plt+0xf6e78> │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ addmi r1, fp, #91 @ 0x5b │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ svclt 0x00182800 │ │ │ │ andle r2, r5, r0, lsl #22 │ │ │ │ - blcc e5814 <__read_chk@plt+0x80440> │ │ │ │ + blcc e57a4 <__read_chk@plt+0x803d0> │ │ │ │ svclt 0x00182a00 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0x47704610 │ │ │ │ strbeq r4, [r2, r0, lsr #22] │ │ │ │ ldrle r4, [sl, #-1147]! @ 0xfffffb85 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe1cec <__read_chk@plt+0xfeb7c918> │ │ │ │ + bl febe1c7c <__read_chk@plt+0xfeb7c8a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami ip, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strcs fp, [r1], #-132 @ 0xffffff7c │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ ldmdami sl, {r0, r1, r3, r4, fp, ip, lr} │ │ │ │ ldrbtmi r9, [r8], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf0559303 │ │ │ │ stmdacs lr!, {r0, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r1, r2, r3, ip, lr, pc}^ │ │ │ │ ldcmi 1, cr13, [r6], {25} │ │ │ │ - blmi 613324 <__read_chk@plt+0x5adf50> │ │ │ │ + blmi 6132b4 <__read_chk@plt+0x5adee0> │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf1379400 │ │ │ │ @ instruction: 0x2002fbb9 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andcs r4, r5, #4352 @ 0x1100 │ │ │ │ tstcs r3, r1, lsl fp │ │ │ │ andcs r4, r4, ip, ror r4 │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ - blx febc701e <__read_chk@plt+0xfeb61c4a> │ │ │ │ + blx febc6fae <__read_chk@plt+0xfeb61bda> │ │ │ │ andlt r2, r4, sl │ │ │ │ - blmi 3f9f88 <__read_chk@plt+0x394bb4> │ │ │ │ + blmi 3f9f18 <__read_chk@plt+0x394b44> │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ mrc2 0, 4, pc, cr4, cr8, {3} │ │ │ │ andlt r2, r4, r0 │ │ │ │ andcs fp, r2, r0, lsl sp │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r3, r9, r4, lsr #27 │ │ │ │ + eorseq r3, r9, r4, lsl lr │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - andseq r7, ip, r2, lsr ip │ │ │ │ - andseq r7, ip, lr, ror #24 │ │ │ │ - andseq r7, ip, r6, asr ip │ │ │ │ - andseq r7, ip, r4, asr ip │ │ │ │ - andseq r7, ip, r0, ror #24 │ │ │ │ - andseq r7, ip, lr, asr ip │ │ │ │ + andseq r7, ip, r6, asr #22 │ │ │ │ + andseq r7, ip, r2, lsl #23 │ │ │ │ + andseq r7, ip, sl, ror #22 │ │ │ │ + andseq r7, ip, r8, ror #22 │ │ │ │ + andseq r7, ip, r4, ror fp │ │ │ │ + andseq r7, ip, r2, ror fp │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ bfieq r4, lr, (invalid: 22:2) │ │ │ │ ldrle r4, [r7, #-1147]! @ 0xfffffb85 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe1d94 <__read_chk@plt+0xfeb7c9c0> │ │ │ │ + bl febe1d24 <__read_chk@plt+0xfeb7c950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ addlt r4, r4, r9, lsl r9 │ │ │ │ rsbscs r2, r8, #1 │ │ │ │ cmncs r9, fp, asr r8 │ │ │ │ ldmdami r7, {ip, pc} │ │ │ │ ldrbtmi r9, [r8], #-771 @ 0xfffffcfd │ │ │ │ - blx 6c6d08 <__read_chk@plt+0x661934> │ │ │ │ + blx 6c6c98 <__read_chk@plt+0x6618c4> │ │ │ │ andle r2, ip, lr, ror #16 │ │ │ │ tstle r5, r9, ror r8 │ │ │ │ andcs r4, r3, #19456 @ 0x4c00 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ - blx 1a470aa <__read_chk@plt+0x19e1cd6> │ │ │ │ + blx 1a4703a <__read_chk@plt+0x19e1c66> │ │ │ │ andlt r2, r4, r2 │ │ │ │ - blmi 47a014 <__read_chk@plt+0x414c40> │ │ │ │ + blmi 479fa4 <__read_chk@plt+0x414bd0> │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf1379400 │ │ │ │ andcs pc, sl, fp, asr fp @ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ andcs r4, r5, #10240 @ 0x2800 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf078447b │ │ │ │ andcs pc, r0, r3, asr #28 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ - ldrshteq r3, [r9], -ip │ │ │ │ + eorseq r3, r9, ip, ror #26 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - andseq r7, ip, r6, lsl #23 │ │ │ │ - @ instruction: 0x001c7bb0 │ │ │ │ - @ instruction: 0x001c7bbe │ │ │ │ - @ instruction: 0x001c7bbc │ │ │ │ + mulseq ip, sl, sl │ │ │ │ + andseq r7, ip, r4, asr #21 │ │ │ │ + @ instruction: 0x001c7ad2 │ │ │ │ + @ instruction: 0x001c7ad0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe1e20 <__read_chk@plt+0xfeb7ca4c> │ │ │ │ + bl febe1db0 <__read_chk@plt+0xfeb7c9dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf1594608 │ │ │ │ - ldmdblt r8, {r0, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdblt r8, {r0, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ pop {r5, fp, sp, lr} │ │ │ │ strb r4, [r1], #-16 │ │ │ │ svclt 0x0000bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ biceq pc, r0, #204, 16 @ 0xcc0000 │ │ │ │ @@ -38449,60 +38421,60 @@ │ │ │ │ teqle r9, r0, lsl #22 │ │ │ │ rsbsle r2, r9, r0, lsl #20 │ │ │ │ andsls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf1b2690a │ │ │ │ svclt 0x00180800 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf00042b3 │ │ │ │ - blls 1eb8e8 <__read_chk@plt+0x186514> │ │ │ │ + blls 1eb878 <__read_chk@plt+0x1864a4> │ │ │ │ svclt 0x00183b00 │ │ │ │ movwls r2, #37633 @ 0x9301 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ orrhi pc, r2, #0 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r2, r3, r4, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strcs r8, [r1, -pc, asr #6] │ │ │ │ @ instruction: 0xf8cd930b │ │ │ │ movwls r9, #61492 @ 0xf034 │ │ │ │ @ instruction: 0xf8df930a │ │ │ │ ldrbtmi r1, [r9], #-2060 @ 0xfffff7f4 │ │ │ │ - ldmib r0, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r8, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x3014f8db │ │ │ │ andeq lr, r3, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xf0409204 │ │ │ │ - blls 22b840 <__read_chk@plt+0x1c646c> │ │ │ │ - beq 106e44 <__read_chk@plt+0xa1a70> │ │ │ │ + blls 22b7d0 <__read_chk@plt+0x1c63fc> │ │ │ │ + beq 106dd4 <__read_chk@plt+0xa1a00> │ │ │ │ @ instruction: 0x9010f8dd │ │ │ │ @ instruction: 0xf8cd930c │ │ │ │ rsbs sl, r1, r0, lsr #32 │ │ │ │ teqle r9, r0, lsl #28 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdbvs fp, {r1, r4, r7, r9, pc} │ │ │ │ @ instruction: 0xf1b369ca │ │ │ │ andls r0, r5, #0, 16 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf1b90801 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8d98305 │ │ │ │ - bls 1cad3c <__read_chk@plt+0x165968> │ │ │ │ + bls 1caccc <__read_chk@plt+0x1658f8> │ │ │ │ cdpne 6, 1, cr4, cr3, cr5, {0} │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ stmdacs r0, {r0, r3, r8, r9, ip, pc} │ │ │ │ msrhi SPSR_sc, #0 │ │ │ │ - blcs a8d5c <__read_chk@plt+0x43988> │ │ │ │ + blcs a8cec <__read_chk@plt+0x43918> │ │ │ │ msrhi SPSR_c, #0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 1ebc40 <__read_chk@plt+0x18686c> │ │ │ │ - blcs a4dcc <__read_chk@plt+0x3f9f8> │ │ │ │ + blls 1ebbd0 <__read_chk@plt+0x1867fc> │ │ │ │ + blcs a4d5c <__read_chk@plt+0x3f988> │ │ │ │ @ instruction: 0x83a3f000 │ │ │ │ @ instruction: 0x1794f8df │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ - ldmdb r2, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib sl, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ movwls r0, #63835 @ 0xf95b │ │ │ │ movwls r2, #41729 @ 0xa301 │ │ │ │ teqmi r7, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ movwls r9, #45108 @ 0xb034 │ │ │ │ str r9, [lr, r9, lsl #6]! │ │ │ │ @@ -38513,55 +38485,55 @@ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x001842b3 │ │ │ │ andls r2, r9, r0, lsl #6 │ │ │ │ movwls fp, #48920 @ 0xbf18 │ │ │ │ bichi pc, r4, r0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d004 │ │ │ │ - blcs 96dbc <__read_chk@plt+0x319e8> │ │ │ │ + blcs 96d4c <__read_chk@plt+0x31978> │ │ │ │ subhi pc, fp, #64 @ 0x40 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf047bf08 │ │ │ │ @ instruction: 0xf1b90701 │ │ │ │ strls r0, [ip, -r0, lsl #6] │ │ │ │ streq pc, [r1, -pc, asr #32] │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ stmdbvs fp, {r1, r3, r8, r9, ip, pc} │ │ │ │ - beq c6f20 <__read_chk@plt+0x61b4c> │ │ │ │ + beq c6eb0 <__read_chk@plt+0x61adc> │ │ │ │ eorsge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd3b00 │ │ │ │ svclt 0x0018a034 │ │ │ │ @ instruction: 0xf8cd2301 │ │ │ │ movwls sl, #16404 @ 0x4014 │ │ │ │ @ instruction: 0xf640ad12 │ │ │ │ smlabtcs r0, ip, r2, r3 │ │ │ │ @ instruction: 0xf7d94628 │ │ │ │ - @ instruction: 0xf504eb1a │ │ │ │ + @ instruction: 0xf504eb52 │ │ │ │ movwls r5, #29504 @ 0x7340 │ │ │ │ @ instruction: 0xf9bbae10 │ │ │ │ @ instruction: 0xf8d3200a │ │ │ │ eorsvs r3, r5, r0, lsl #5 │ │ │ │ - bne fe9a4f8c <__read_chk@plt+0xfe93fbb8> │ │ │ │ + bne fe9a4f1c <__read_chk@plt+0xfe93fb48> │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf10d80e9 │ │ │ │ @ instruction: 0xf8df0844 │ │ │ │ @ instruction: 0x462316d8 │ │ │ │ sbccc pc, ip, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - blx 9c7394 <__read_chk@plt+0x961fc0> │ │ │ │ + blx 9c7324 <__read_chk@plt+0x961f50> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bne fe9a4f10 <__read_chk@plt+0xfe93fb3c> │ │ │ │ + bne fe9a4ea0 <__read_chk@plt+0xfe93facc> │ │ │ │ strmi r9, [r3], #-2566 @ 0xfffff5fa │ │ │ │ - bcs a2f18 <__read_chk@plt+0x3db44> │ │ │ │ + bcs a2ea8 <__read_chk@plt+0x3dad4> │ │ │ │ sbcshi pc, fp, r0, asr #32 │ │ │ │ - bcs b1674 <__read_chk@plt+0x4c2a0> │ │ │ │ + bcs b1604 <__read_chk@plt+0x4c230> │ │ │ │ mrshi pc, (UNDEF: 70) @ │ │ │ │ - bcs b1684 <__read_chk@plt+0x4c2b0> │ │ │ │ + bcs b1614 <__read_chk@plt+0x4c240> │ │ │ │ @ instruction: 0x81a2f000 │ │ │ │ @ instruction: 0xf5c21b5a │ │ │ │ andcc r6, ip, #60, 4 @ 0xc0000003 │ │ │ │ svceq 0x0000f1ba │ │ │ │ subshi pc, r0, #64 @ 0x40 │ │ │ │ @ instruction: 0x1010f8db │ │ │ │ streq r7, [r9], r9, lsl #18 │ │ │ │ @@ -38571,246 +38543,246 @@ │ │ │ │ stmdbls sp, {r2, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xf8cd4623 │ │ │ │ @ instruction: 0xf1568000 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r4, r3, r3, lsl #8 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blls 191a34 <__read_chk@plt+0x12c660> │ │ │ │ + blls 1919c4 <__read_chk@plt+0x12c5f0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 2eb618 <__read_chk@plt+0x286244> │ │ │ │ + blls 2eb5a8 <__read_chk@plt+0x2861d4> │ │ │ │ andsmi r9, r3, #45056 @ 0xb000 │ │ │ │ mvnhi pc, r0 │ │ │ │ strtmi r9, [r7], -r8, lsl #22 │ │ │ │ - blcs a4f7c <__read_chk@plt+0x3fba8> │ │ │ │ + blcs a4f0c <__read_chk@plt+0x3fb38> │ │ │ │ orrshi pc, r4, r0, asr #32 │ │ │ │ @ instruction: 0xf8df1b42 │ │ │ │ @ instruction: 0xf5c21640 │ │ │ │ @ instruction: 0x463b623c │ │ │ │ ldrbtmi r3, [r9], #-524 @ 0xfffffdf4 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf9d4f156 │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ - blne fa4fb0 <__read_chk@plt+0xf3fbdc> │ │ │ │ + blne fa4f40 <__read_chk@plt+0xf3fb6c> │ │ │ │ eorsvs r4, r0, r8, lsl r4 │ │ │ │ @ instruction: 0xf3402c06 │ │ │ │ - blls 42b5ec <__read_chk@plt+0x3c6218> │ │ │ │ + blls 42b57c <__read_chk@plt+0x3c61a8> │ │ │ │ @ instruction: 0xf6401b42 │ │ │ │ - bl feb19a28 <__read_chk@plt+0xfeab4654> │ │ │ │ + bl feb199b8 <__read_chk@plt+0xfeab45e4> │ │ │ │ ldmdavs fp, {r1, r9} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbne pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0x3010f8db │ │ │ │ tstpvc ip, r1, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf000428b │ │ │ │ @ instruction: 0xf8df823e │ │ │ │ @ instruction: 0x463015f4 │ │ │ │ ldrbtmi r3, [r9], #-3073 @ 0xfffff3ff │ │ │ │ @ instruction: 0xff50f156 │ │ │ │ @ instruction: 0x3010f8db │ │ │ │ ldmdbvc r8, {r0, r1, r2, r4, r5, fp, sp, lr} │ │ │ │ ldmdbvs r9, {r1, r3, r4, r5, r6, r8, r9, fp, ip} │ │ │ │ @ instruction: 0xf1400683 │ │ │ │ - blls 1eb994 <__read_chk@plt+0x1865c0> │ │ │ │ + blls 1eb924 <__read_chk@plt+0x186550> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strmi fp, [fp], -r8, lsl #30 │ │ │ │ cmnlt r3, r5, lsl #6 │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ strbne pc, [r4, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r9, [r9], #-518 @ 0xfffffdfa │ │ │ │ - stmda r2!, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm sl, {r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdblt r0, {r1, r2, r9, fp, ip, pc} │ │ │ │ movwcc r9, #19205 @ 0x4b05 │ │ │ │ addsmi r9, r4, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0xf8dfdd3c │ │ │ │ @ instruction: 0x463835b0 │ │ │ │ @ instruction: 0xf6409905 │ │ │ │ ldrbtmi r3, [fp], #-2764 @ 0xfffff534 │ │ │ │ svcls 0x00069306 │ │ │ │ @ instruction: 0xf1a14623 │ │ │ │ strbmi r0, [r4], -r4, lsl #18 │ │ │ │ andslt pc, r4, sp, asr #17 │ │ │ │ eor r4, r3, r8, lsl #13 │ │ │ │ ldrmi r4, [fp], r8, asr #11 │ │ │ │ ldmdavs r0!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - bl feb3efc0 <__read_chk@plt+0xfead9bec> │ │ │ │ + bl feb3ef50 <__read_chk@plt+0xfead9b7c> │ │ │ │ ldrtmi r0, [r9], -r2, lsl #4 │ │ │ │ @ instruction: 0xf1569400 │ │ │ │ ldmdavs r2!, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r4, r0, r0, lsl r4 │ │ │ │ @ instruction: 0xf8d96822 │ │ │ │ - bl feb4efa4 <__read_chk@plt+0xfeae9bd0> │ │ │ │ - blne 110dbb0 <__read_chk@plt+0x10a87dc> │ │ │ │ - bl feb1c918 <__read_chk@plt+0xfeab7544> │ │ │ │ + bl feb4ef34 <__read_chk@plt+0xfeae9b60> │ │ │ │ + blne 110db40 <__read_chk@plt+0x10a876c> │ │ │ │ + bl feb1c8a8 <__read_chk@plt+0xfeab74d4> │ │ │ │ strls r0, [r0], #-514 @ 0xfffffdfe │ │ │ │ @ instruction: 0xf968f156 │ │ │ │ ldrmi r6, [r0], #-2098 @ 0xfffff7ce │ │ │ │ eorsvs r6, r0, r2, lsr #16 │ │ │ │ movweq lr, #11179 @ 0x2bab │ │ │ │ addsmi r1, r3, #67584 @ 0x10800 │ │ │ │ subshi pc, sl, #64, 6 │ │ │ │ svcne 0x0004f859 │ │ │ │ bicsle r2, r7, r0, lsl #18 │ │ │ │ @ instruction: 0xf8dd6837 │ │ │ │ - blne 1f37028 <__read_chk@plt+0x1ed1c54> │ │ │ │ + blne 1f36fb8 <__read_chk@plt+0x1ed1be4> │ │ │ │ @ instruction: 0xf6403202 │ │ │ │ addsmi r3, sl, #738197507 @ 0x2c000003 │ │ │ │ mrshi pc, SPSR_fiq @ │ │ │ │ eorsvs r1, r3, fp, ror ip │ │ │ │ eorsvc r2, fp, r2, lsr #6 │ │ │ │ ldmdavs r3!, {r9, sp} │ │ │ │ cmp r5, sl, lsl r0 │ │ │ │ - blcs b1c18 <__read_chk@plt+0x4c844> │ │ │ │ + blcs b1ba8 <__read_chk@plt+0x4c7d4> │ │ │ │ @ instruction: 0x462bd071 │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ sbccc pc, ip, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf8dfe730 │ │ │ │ andcs r2, r0, ip, lsl #10 │ │ │ │ ldrbtmi r9, [sl], #-781 @ 0xfffffcf3 │ │ │ │ andcs r6, r5, #1114112 @ 0x110000 │ │ │ │ - stcl 7, cr15, [sl, #-868] @ 0xfffffc9c │ │ │ │ + stc 7, cr15, [r2, #868] @ 0x364 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ strmi r9, [r1], -sp, lsl #22 │ │ │ │ @ instruction: 0x46186832 │ │ │ │ - blne 151c8b4 <__read_chk@plt+0x14b74e0> │ │ │ │ + blne 151c844 <__read_chk@plt+0x14b7470> │ │ │ │ eorsvs pc, ip, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf156320c │ │ │ │ ldmdavs r3!, {r0, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ - blls 19c098 <__read_chk@plt+0x136cc4> │ │ │ │ - blcs a30fc <__read_chk@plt+0x3dd28> │ │ │ │ + blls 19c028 <__read_chk@plt+0x136c54> │ │ │ │ + blcs a308c <__read_chk@plt+0x3dcb8> │ │ │ │ addhi pc, ip, r0, asr #32 │ │ │ │ - blne 115353c <__read_chk@plt+0x10ee168> │ │ │ │ + blne 11534cc <__read_chk@plt+0x10ee0f8> │ │ │ │ sbccc pc, fp, #64, 12 @ 0x4000000 │ │ │ │ addsmi r3, r3, #134217728 @ 0x8000000 │ │ │ │ mcrrne 8, 0, sp, r3, cr5 │ │ │ │ andvc r6, r1, r3, lsr r0 │ │ │ │ ldmdavs r3!, {r9, sp} │ │ │ │ - blls 2670c4 <__read_chk@plt+0x201cf0> │ │ │ │ + blls 267054 <__read_chk@plt+0x201c80> │ │ │ │ @ instruction: 0xf8d34628 │ │ │ │ movwcs r2, #640 @ 0x280 │ │ │ │ - blcc ff38927c <__read_chk@plt+0xff323ea8> │ │ │ │ + blcc ff38920c <__read_chk@plt+0xff323e38> │ │ │ │ @ instruction: 0x300af9bb │ │ │ │ - bne ff9a51c0 <__read_chk@plt+0xff93fdec> │ │ │ │ + bne ff9a5150 <__read_chk@plt+0xff93fd7c> │ │ │ │ @ instruction: 0xffecf155 │ │ │ │ tstle r7, #160, 4 │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ - blcc ff389294 <__read_chk@plt+0xff323ec0> │ │ │ │ - @ instruction: 0xf920f178 │ │ │ │ + blcc ff389224 <__read_chk@plt+0xff323e50> │ │ │ │ + @ instruction: 0xf8c8f178 │ │ │ │ ldrcs pc, [r0], #2271 @ 0x8df │ │ │ │ ldrbcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl ip │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andshi pc, r9, #64 @ 0x40 │ │ │ │ ldcmi 6, cr15, [ip, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf7d94628 │ │ │ │ - strmi lr, [r6], -r8, lsl #30 │ │ │ │ + strmi lr, [r6], -r0, asr #30 │ │ │ │ @ instruction: 0xf1554628 │ │ │ │ @ instruction: 0xf8dfffcb │ │ │ │ @ instruction: 0xf8df3464 │ │ │ │ @ instruction: 0xf5c62464 │ │ │ │ - bne 9a35b4 <__read_chk@plt+0x93e1e0> │ │ │ │ + bne 9a3544 <__read_chk@plt+0x93e170> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ movwmi lr, #6605 @ 0x19cd │ │ │ │ @ instruction: 0xf04f9200 │ │ │ │ strdcc r3, [ip, -pc] │ │ │ │ andcs r1, r1, #168, 18 @ 0x2a0000 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr12, cr9, {6} │ │ │ │ + svc 0x0034f7d9 │ │ │ │ strtmi lr, [fp], -ip, asr #15 │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrtcs pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r2, #53248 @ 0xd000 │ │ │ │ ldmdavs r1, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7d92205 │ │ │ │ - @ instruction: 0xf8cdecdc │ │ │ │ - blls 3eb0fc <__read_chk@plt+0x385d28> │ │ │ │ + @ instruction: 0xf8cded14 │ │ │ │ + blls 3eb08c <__read_chk@plt+0x385cb8> │ │ │ │ ldmdavs r2!, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0x46234618 │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ andcc r6, ip, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xf8baf156 │ │ │ │ ldrmi r6, [r8], #-2099 @ 0xfffff7cd │ │ │ │ eorsvs r9, r0, r4, lsl #22 │ │ │ │ addsle r2, r1, r0, lsl #22 │ │ │ │ @ instruction: 0xf8d89b0c │ │ │ │ - blne ffa67124 <__read_chk@plt+0xffa01d50> │ │ │ │ - blcs 9ca18 <__read_chk@plt+0x37644> │ │ │ │ + blne ffa670b4 <__read_chk@plt+0xffa01ce0> │ │ │ │ + blcs 9c9a8 <__read_chk@plt+0x375d4> │ │ │ │ tstphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bls 371d54 <__read_chk@plt+0x30c980> │ │ │ │ + bls 371ce4 <__read_chk@plt+0x30c910> │ │ │ │ @ instruction: 0xf0004213 │ │ │ │ strb r8, [r3], r8, lsr #1 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r3, {r2, r3, r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #4312 @ 0x10d8 │ │ │ │ movwls r4, #38545 @ 0x9691 │ │ │ │ strls r2, [ip, -r0, lsl #4] │ │ │ │ andcc lr, sl, #3358720 @ 0x334000 │ │ │ │ strb r9, [r2], -r8, lsl #6 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blne 1111cf0 <__read_chk@plt+0x10ac91c> │ │ │ │ + blne 1111c80 <__read_chk@plt+0x10ac8ac> │ │ │ │ @ instruction: 0xf5c249f1 │ │ │ │ @ instruction: 0x4623623c │ │ │ │ ldrbtmi r3, [r9], #-524 @ 0xfffffdf4 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf888f156 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - bne ff9b19a8 <__read_chk@plt+0xff94c5d4> │ │ │ │ + bne ff9b1938 <__read_chk@plt+0xff94c564> │ │ │ │ @ instruction: 0x46276833 │ │ │ │ - blls 2dc1e4 <__read_chk@plt+0x276e10> │ │ │ │ - b 563248 <__read_chk@plt+0x4fde74> │ │ │ │ + blls 2dc174 <__read_chk@plt+0x276da0> │ │ │ │ + b 5631d8 <__read_chk@plt+0x4fde04> │ │ │ │ @ instruction: 0xf43f0902 │ │ │ │ - blls 2b6c44 <__read_chk@plt+0x251870> │ │ │ │ + blls 2b6bd4 <__read_chk@plt+0x251800> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 236bec <__read_chk@plt+0x1d1818> │ │ │ │ + blls 236b7c <__read_chk@plt+0x1d17a8> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ eor sl, r1, r3, lsr #29 │ │ │ │ stmdals sl, {r0, r5, r6, r7, r9, fp, lr} │ │ │ │ movwls r4, #25722 @ 0x647a │ │ │ │ andcs r6, r5, #9502720 @ 0x910000 │ │ │ │ - ldcl 7, cr15, [ip], #-868 @ 0xfffffc9c │ │ │ │ + ldc 7, cr15, [r4], #868 @ 0x364 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ strmi r9, [r1], -r6, lsl #22 │ │ │ │ @ instruction: 0x46186832 │ │ │ │ - blne 151ca50 <__read_chk@plt+0x14b767c> │ │ │ │ + blne 151c9e0 <__read_chk@plt+0x14b760c> │ │ │ │ eorsvs pc, ip, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf156320c │ │ │ │ ldmdavs r3!, {r0, r1, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ - blls 19c234 <__read_chk@plt+0x136e60> │ │ │ │ - blcs a3298 <__read_chk@plt+0x3dec4> │ │ │ │ - blls 2ff2f0 <__read_chk@plt+0x299f1c> │ │ │ │ + blls 19c1c4 <__read_chk@plt+0x136df0> │ │ │ │ + blcs a3228 <__read_chk@plt+0x3de54> │ │ │ │ + blls 2ff280 <__read_chk@plt+0x299eac> │ │ │ │ andsmi r9, r3, #45056 @ 0xb000 │ │ │ │ @ instruction: 0xf8d8d041 │ │ │ │ - blne ffa671e8 <__read_chk@plt+0xffa01e14> │ │ │ │ - blne 1131e14 <__read_chk@plt+0x10cca40> │ │ │ │ + blne ffa67178 <__read_chk@plt+0xffa01da4> │ │ │ │ + blne 1131da4 <__read_chk@plt+0x10cc9d0> │ │ │ │ eorsvs pc, ip, #813694976 @ 0x30800000 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - blcs 97a28 <__read_chk@plt+0x32654> │ │ │ │ + blcs 979b8 <__read_chk@plt+0x325e4> │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ ldrtmi r4, [fp], -ip, asr #19 │ │ │ │ @ instruction: 0xf1564479 │ │ │ │ @ instruction: 0xf8d8f83f │ │ │ │ ldmdavs r3!, {lr} │ │ │ │ ldrmi r1, [r8], #-2876 @ 0xfffff4c4 │ │ │ │ - blls 4632d4 <__read_chk@plt+0x3fdf00> │ │ │ │ + blls 463264 <__read_chk@plt+0x3fde90> │ │ │ │ @ instruction: 0xf5c21b42 │ │ │ │ @ instruction: 0xf8cd623c │ │ │ │ andcc r8, ip, #0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmibmi r3, {r0, r1, r2, r4, r5, r8, pc}^ │ │ │ │ @ instruction: 0x46234479 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf828f156 │ │ │ │ ldrmi r6, [r8], #-2099 @ 0xfffff7cd │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - bne ff9a3300 <__read_chk@plt+0xff93df2c> │ │ │ │ + bne ff9a3290 <__read_chk@plt+0xff93debc> │ │ │ │ stmibvs fp, {r1, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00183b00 │ │ │ │ movwls r2, #37633 @ 0x9301 │ │ │ │ movwls r2, #45825 @ 0xb301 │ │ │ │ stmibvs sl, {r1, r2, r3, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ movwcs lr, #5537 @ 0x15a1 │ │ │ │ movwls r9, #42764 @ 0xa70c │ │ │ │ @@ -38819,70 +38791,70 @@ │ │ │ │ ldmdavs r0!, {r1, r3, r4, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xe6ea213e │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ svclt 0x00012b20 │ │ │ │ mvnscc pc, #0, 2 │ │ │ │ movwcs r6, #51 @ 0x33 │ │ │ │ stccc 8, cr15, [r1], {-0} │ │ │ │ - blcs b1eb4 <__read_chk@plt+0x4cae0> │ │ │ │ - blls 33fa44 <__read_chk@plt+0x2da670> │ │ │ │ + blcs b1e44 <__read_chk@plt+0x4ca70> │ │ │ │ + blls 33f9d4 <__read_chk@plt+0x2da600> │ │ │ │ rscle r2, ip, r0, lsl #22 │ │ │ │ - blls 1b1abc <__read_chk@plt+0x14c6e8> │ │ │ │ - bls 2db2e0 <__read_chk@plt+0x275f0c> │ │ │ │ + blls 1b1a4c <__read_chk@plt+0x14c678> │ │ │ │ + bls 2db270 <__read_chk@plt+0x275e9c> │ │ │ │ @ instruction: 0xf43f4213 │ │ │ │ ldmdavs r0!, {r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ ldrb r2, [r0], r9, lsr #2 │ │ │ │ @ instruction: 0xf8529a0d │ │ │ │ addseq r9, fp, r3, lsr #32 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldrmi sp, [r3], #-122 @ 0xffffff86 │ │ │ │ @ instruction: 0xf04f4642 │ │ │ │ ldrbmi r0, [r1], r0, lsl #20 │ │ │ │ - blcs a5428 <__read_chk@plt+0x40054> │ │ │ │ + blcs a53b8 <__read_chk@plt+0x3ffe4> │ │ │ │ andcs fp, r0, #20, 30 @ 0x50 │ │ │ │ andeq pc, r1, #2 │ │ │ │ movwls r9, #51974 @ 0xcb06 │ │ │ │ andls r2, r4, #67108864 @ 0x4000000 │ │ │ │ ldr r9, [r3, #776] @ 0x308 │ │ │ │ - bcs b1ae8 <__read_chk@plt+0x4c714> │ │ │ │ + bcs b1a78 <__read_chk@plt+0x4c6a4> │ │ │ │ ldmdavs r0, {r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #132 @ 0x84 │ │ │ │ movwls r2, #45313 @ 0xb101 │ │ │ │ andls r9, sp, #1073741826 @ 0x40000002 │ │ │ │ tstls sl, pc, lsl #6 │ │ │ │ - bcs c46dc <__read_chk@plt+0x5f308> │ │ │ │ + bcs c466c <__read_chk@plt+0x5f298> │ │ │ │ @ instruction: 0xf047bf08 │ │ │ │ ldrmi r0, [r1], r1, lsl #14 │ │ │ │ movwcs r9, #2569 @ 0xa09 │ │ │ │ strcs r9, [r1, -ip, lsl #14] │ │ │ │ andls r9, r8, #738197504 @ 0x2c000000 │ │ │ │ strb r9, [r6, #-778]! @ 0xfffffcf6 │ │ │ │ ldrmi r4, [r8], -r9, lsl #19 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ ldrbtmi r4, [r9], #-1571 @ 0xfffff9dd │ │ │ │ @ instruction: 0xffb2f155 │ │ │ │ strmi r6, [r3], #-2099 @ 0xfffff7cd │ │ │ │ - blls 1a33f4 <__read_chk@plt+0x13e020> │ │ │ │ + blls 1a3384 <__read_chk@plt+0x13dfb0> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d8ae96 │ │ │ │ - bne ff997334 <__read_chk@plt+0xff931f60> │ │ │ │ - blcs b1f68 <__read_chk@plt+0x4cb94> │ │ │ │ + bne ff9972c4 <__read_chk@plt+0xff931ef0> │ │ │ │ + blcs b1ef8 <__read_chk@plt+0x4cb24> │ │ │ │ ldcge 4, cr15, [r7, #252]! @ 0xfc │ │ │ │ smladx lr, r0, r8, r6 │ │ │ │ - blcs b1f58 <__read_chk@plt+0x4cb84> │ │ │ │ + blcs b1ee8 <__read_chk@plt+0x4cb14> │ │ │ │ sbchi pc, r7, r0 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blcs aff84 <__read_chk@plt+0x4abb0> │ │ │ │ + blcs aff14 <__read_chk@plt+0x4ab40> │ │ │ │ ldmdbmi sl!, {r0, r2, r4, r5, r6, ip, lr, pc}^ │ │ │ │ stmdals sp, {r0, r8, r9, sl, sp} │ │ │ │ ldrbtmi r4, [r9], #-1738 @ 0xfffff936 │ │ │ │ - mrc 7, 2, APSR_nzcv, cr10, cr9, {6} │ │ │ │ + mrc 7, 4, APSR_nzcv, cr2, cr9, {6} │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ stmib sp, {r0, r1, r3, r4, r6, r8, fp}^ │ │ │ │ movwls r7, #63756 @ 0xf90c │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8cd7909 │ │ │ │ ldr r9, [sp, #-32]! @ 0xffffffe0 │ │ │ │ @@ -38910,44 +38882,44 @@ │ │ │ │ strbmi r2, [sl], r1, lsl #14 │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ stmdbvc ip, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ eorls pc, ip, sp, asr #17 │ │ │ │ eorsls pc, ip, sp, asr #17 │ │ │ │ eorls pc, r8, sp, asr #17 │ │ │ │ eorls pc, r0, sp, asr #17 │ │ │ │ - bls 204800 <__read_chk@plt+0x19f42c> │ │ │ │ + bls 204790 <__read_chk@plt+0x19f3bc> │ │ │ │ movwls r2, #46849 @ 0xb701 │ │ │ │ strls r9, [r9, -sp, lsl #4] │ │ │ │ movwls r9, #41743 @ 0xa30f │ │ │ │ ldmdbmi r1, {r0, r2, r4, r5, r6, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1595 @ 0xfffff9c5 │ │ │ │ @ instruction: 0xff3ef155 │ │ │ │ @ instruction: 0xf8d86833 │ │ │ │ ldrmi r4, [r8], #-0 │ │ │ │ - blne fa34d4 <__read_chk@plt+0xf3e100> │ │ │ │ - blls 20500c <__read_chk@plt+0x19fc38> │ │ │ │ + blne fa3464 <__read_chk@plt+0xf3e090> │ │ │ │ + blls 204f9c <__read_chk@plt+0x19fbc8> │ │ │ │ suble r2, lr, r0, lsl #22 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ eorsle r2, sl, r0, lsl #22 │ │ │ │ ldrmi r4, [r8], -r8, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-1537 @ 0xfffff9ff │ │ │ │ - ldcl 7, cr15, [r2, #868]! @ 0x364 │ │ │ │ + mcr 7, 1, pc, cr10, cr9, {6} @ │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ movwls r0, #63835 @ 0xf95b │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ @ instruction: 0x2701e49e │ │ │ │ @ instruction: 0xf8cd469a │ │ │ │ stmib sp, {r4, pc}^ │ │ │ │ movwls r7, #63243 @ 0xf70b │ │ │ │ movwvc lr, #39373 @ 0x99cd │ │ │ │ ldrb r9, [r1], #776 @ 0x308 │ │ │ │ @ instruction: 0xf8cd2701 │ │ │ │ andls r9, fp, r4, lsr r0 │ │ │ │ andls r9, sl, pc │ │ │ │ - bl feb44570 <__read_chk@plt+0xfeadf19c> │ │ │ │ + bl feb44500 <__read_chk@plt+0xfeadf12c> │ │ │ │ ldrtmi r0, [r8], -r2, lsl #4 │ │ │ │ @ instruction: 0xf8cd4623 │ │ │ │ @ instruction: 0xf1558000 │ │ │ │ ldmdavs r7!, {r0, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r4, r7, r7, lsl #8 │ │ │ │ str r1, [sp, #2938]! @ 0xb7a │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ @@ -38968,50 +38940,50 @@ │ │ │ │ movwcs lr, #5143 @ 0x1417 │ │ │ │ ldrmi r9, [pc], -fp, lsl #6 │ │ │ │ @ instruction: 0xf8cd9b05 │ │ │ │ movwls r9, #61492 @ 0xf034 │ │ │ │ str r9, [lr], #-778 @ 0xfffffcf6 │ │ │ │ movwls r2, #45825 @ 0xb301 │ │ │ │ @ instruction: 0xf7d9e756 │ │ │ │ - smlsdxcs r1, r4, sl, lr │ │ │ │ + strcs lr, [r1, -ip, lsr #21] │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ movwvc lr, #51661 @ 0xc9cd │ │ │ │ strb r9, [pc, -fp, lsl #14]! │ │ │ │ - eorseq r3, r9, sl, lsr #24 │ │ │ │ + mlaseq r9, sl, ip, r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r9, r0, lsr #24 │ │ │ │ + mlaseq r9, r0, ip, r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r2, pc, r2, ror #8 │ │ │ │ - andseq r7, ip, lr, lsr r3 │ │ │ │ - andseq r7, ip, r2, asr #5 │ │ │ │ - andseq pc, fp, r8, lsr #20 │ │ │ │ - andseq r7, ip, lr, lsl #18 │ │ │ │ - @ instruction: 0x001de6be │ │ │ │ - andseq r7, ip, r2, ror #1 │ │ │ │ - eoreq fp, lr, lr, lsl #6 │ │ │ │ - eorseq r7, r9, r2, lsl #10 │ │ │ │ - ldrshteq r3, [r9], -r8 │ │ │ │ - eorseq r0, r2, ip, ror r8 │ │ │ │ - andseq r7, ip, sl, asr r7 │ │ │ │ - eorseq r7, r9, r4, lsr #8 │ │ │ │ - andseq r7, ip, sl, asr r6 │ │ │ │ - eorseq r7, r9, r8, ror #6 │ │ │ │ - eorseq ip, r1, ip, lsr #21 │ │ │ │ - andseq r7, ip, r8, lsr #11 │ │ │ │ - andseq r6, ip, r2, lsl sp │ │ │ │ - @ instruction: 0x001c6cd2 │ │ │ │ - andseq r7, ip, lr, ror #8 │ │ │ │ - andseq r8, sp, r2, lsl #24 │ │ │ │ - andseq r6, ip, r2, lsl #24 │ │ │ │ - andseq r7, ip, r2, asr r3 │ │ │ │ + ldrsbteq r2, [pc], -r2 │ │ │ │ + andseq r7, ip, r2, asr r2 │ │ │ │ + @ instruction: 0x001c71d6 │ │ │ │ + andseq pc, fp, r0, ror r9 @ │ │ │ │ + andseq r7, ip, r2, lsr #16 │ │ │ │ + @ instruction: 0x001de5d2 │ │ │ │ + @ instruction: 0x001c6ff6 │ │ │ │ + eoreq fp, lr, r2, lsr #4 │ │ │ │ + eorseq r7, r9, r2, ror r5 │ │ │ │ + eorseq r3, r9, r8, ror #16 │ │ │ │ + eorseq r0, r2, r0, lsl #15 │ │ │ │ + andseq r7, ip, lr, ror #12 │ │ │ │ + mlaseq r9, r4, r4, r7 │ │ │ │ + andseq r7, ip, lr, ror #10 │ │ │ │ + ldrsbteq r7, [r9], -r8 │ │ │ │ + ldrhteq ip, [r1], -r0 │ │ │ │ + @ instruction: 0x001c74bc │ │ │ │ + andseq r6, ip, r6, lsr #24 │ │ │ │ + andseq r6, ip, r6, ror #23 │ │ │ │ + andseq r7, ip, r2, lsl #7 │ │ │ │ + andseq r8, sp, r6, lsl fp │ │ │ │ + andseq r6, ip, r6, lsl fp │ │ │ │ + andseq r7, ip, r6, ror #4 │ │ │ │ ldrbtmi r4, [fp], #-2839 @ 0xfffff4e9 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ ldrbmi sp, [r0, -r0, lsl #22]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febe2764 <__read_chk@plt+0xfeb7d390> │ │ │ │ + bl febe26f4 <__read_chk@plt+0xfeb7d320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 0, r0, cr2, cr0, {7} │ │ │ │ ldrmi r2, [r5], -r0, lsl #4 │ │ │ │ ldrbtmi r6, [lr], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf0bde00e │ │ │ │ @ instruction: 0xf04ffde7 │ │ │ │ strdlt r3, [r0, #-31] @ 0xffffffe1 │ │ │ │ @@ -39023,28 +38995,28 @@ │ │ │ │ @ instruction: 0xf0bd4628 │ │ │ │ strmi pc, [r4], -r7, ror #27 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldrbtmi r4, [fp], #-2821 @ 0xfffff4fb │ │ │ │ stmdacs r4!, {r3, r4, fp, sp, lr}^ │ │ │ │ rsbcs fp, r4, r8, lsr #31 │ │ │ │ ldcllt 0, cr6, [r0, #-96]! @ 0xffffffa0 │ │ │ │ - eorseq r6, r9, lr, lsr #31 │ │ │ │ - eorseq r6, r9, lr, lsl #31 │ │ │ │ - eorseq r6, r9, lr, asr pc │ │ │ │ + eorseq r7, r9, lr, lsl r0 │ │ │ │ + ldrshteq r6, [r9], -lr │ │ │ │ + eorseq r6, r9, lr, asr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ mcrreq 8, 4, pc, r8, cr14 @ │ │ │ │ stclmi 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ - bmi 167780c <__read_chk@plt+0x1612438> │ │ │ │ + bmi 167779c <__read_chk@plt+0x16123c8> │ │ │ │ movwcs sl, #3080 @ 0xc08 │ │ │ │ sxtab16mi r4, r8, sl, ror #8 │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ @ instruction: 0xf8444605 │ │ │ │ tstcc ip, r8, lsl #24 │ │ │ │ ldmpl r3, {r1, r4, r6, r8, r9, fp, lr}^ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ @@ -39059,46 +39031,46 @@ │ │ │ │ stccc 8, cr15, [r4], {4} │ │ │ │ @ instruction: 0xff92f7ff │ │ │ │ @ instruction: 0x460644fb │ │ │ │ @ instruction: 0xf8db4628 │ │ │ │ @ instruction: 0xf0c21004 │ │ │ │ @ instruction: 0xf106fd8d │ │ │ │ strmi r0, [r3], #-781 @ 0xfffffcf3 │ │ │ │ - bl fe95ce60 <__read_chk@plt+0xfe8f7a8c> │ │ │ │ + bl fe95cdf0 <__read_chk@plt+0xfe8f7a1c> │ │ │ │ @ instruction: 0xf1060309 │ │ │ │ strmi r0, [r1], #2306 @ 0x902 │ │ │ │ @ instruction: 0xf8d82b00 │ │ │ │ stcle 0, cr0, [r4, #-80] @ 0xffffffb0 │ │ │ │ mcrrle 11, 0, r2, r3, cr9 │ │ │ │ - bl fead2234 <__read_chk@plt+0xfea6ce60> │ │ │ │ + bl fead21c4 <__read_chk@plt+0xfea6cdf0> │ │ │ │ @ instruction: 0xf0bd0903 │ │ │ │ - blmi f8ac70 <__read_chk@plt+0xf2589c> │ │ │ │ + blmi f8ac00 <__read_chk@plt+0xf2582c> │ │ │ │ @ instruction: 0xf8d84682 │ │ │ │ ldrbtmi r1, [fp], #-16 │ │ │ │ ldrbmi r4, [r2], -r8, lsr #12 │ │ │ │ movwls r6, #2139 @ 0x85b │ │ │ │ movweq pc, #33188 @ 0x81a4 @ │ │ │ │ cdp2 0, 4, cr15, cr4, cr2, {6} │ │ │ │ @ instruction: 0xf854b12f │ │ │ │ tstlt r3, r8, lsl #24 │ │ │ │ - blcs a96f4 <__read_chk@plt+0x44320> │ │ │ │ + blcs a9684 <__read_chk@plt+0x442b0> │ │ │ │ stmdacs r0, {r1, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8da4649 │ │ │ │ svclt 0x000c0000 │ │ │ │ ldrbcs r2, [r8, #-1312] @ 0xfffffae0 │ │ │ │ stc2l 0, cr15, [r6], {118} @ 0x76 │ │ │ │ @ instruction: 0x3c044a2d │ │ │ │ andls lr, r1, sp, asr #19 │ │ │ │ ldrbtmi r4, [sl], #-1579 @ 0xfffff9d5 │ │ │ │ bicmi pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @ instruction: 0xf1559000 │ │ │ │ strtmi pc, [r0], -pc, asr #29 │ │ │ │ - mcr2 1, 0, pc, cr4, cr7, {3} @ │ │ │ │ - blmi 91df58 <__read_chk@plt+0x8b8b84> │ │ │ │ + stc2 1, cr15, [ip, #476]! @ 0x1dc │ │ │ │ + blmi 91dee8 <__read_chk@plt+0x8b8b14> │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ tstcc ip, sl, ror r4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd133 │ │ │ │ andlt r4, r9, r0, asr #27 │ │ │ │ @@ -39123,23 +39095,23 @@ │ │ │ │ bicmi pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0x4620447a │ │ │ │ strvc lr, [r3, -sp, asr #19] │ │ │ │ @ instruction: 0xf1559600 │ │ │ │ ldr pc, [lr, pc, lsl #29]! │ │ │ │ ldrbtmi r4, [sl], #-2569 @ 0xfffff5f7 │ │ │ │ @ instruction: 0xf7d9e7ec │ │ │ │ - svclt 0x0000e93e │ │ │ │ - mlaseq r9, r8, r2, r3 │ │ │ │ + svclt 0x0000e976 │ │ │ │ + eorseq r3, r9, r8, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r1, [pc], -ip │ │ │ │ - eorseq r1, pc, lr, ror sl @ │ │ │ │ - mulseq ip, r6, r1 │ │ │ │ - eorseq r3, r9, r0, asr #3 │ │ │ │ - ldrsheq r7, [ip], -ip │ │ │ │ - eorseq r0, r2, r6, lsl #4 │ │ │ │ + eorseq r1, pc, ip, lsr #22 │ │ │ │ + eorseq r1, pc, lr, ror #21 │ │ │ │ + andseq r7, ip, sl, lsr #1 │ │ │ │ + eorseq r3, r9, r0, lsr r2 │ │ │ │ + andseq r7, ip, r0, lsl r0 │ │ │ │ + eorseq r0, r2, sl, lsl #2 │ │ │ │ ldrbmi r2, [r0, -r6]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ @@ -39166,23 +39138,23 @@ │ │ │ │ vorr.i16 d23, #255 @ 0x00ff │ │ │ │ strls r1, [r9, -r0, lsl #15] │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8d380e3 │ │ │ │ addmi r8, sl, #28 │ │ │ │ rschi pc, r5, r0 │ │ │ │ @ instruction: 0x9014f8d3 │ │ │ │ - bleq 10792c <__read_chk@plt+0xa2558> │ │ │ │ + bleq 1078bc <__read_chk@plt+0xa24e8> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ strtmi pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [ip], #-1608 @ 0xfffff9b8 │ │ │ │ @ instruction: 0xf1521d21 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81b3f040 │ │ │ │ - beq 10794c <__read_chk@plt+0xa2578> │ │ │ │ + beq 1078dc <__read_chk@plt+0xa2508> │ │ │ │ @ instruction: 0xf1b89705 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8cd80de │ │ │ │ ldmdbvs r3!, {r5, pc} │ │ │ │ stmdacs r0, {r3, r4, r8, fp, sp, lr} │ │ │ │ rschi pc, r7, r0 │ │ │ │ ldrbtmi r4, [ip], #-3327 @ 0xfffff301 │ │ │ │ @@ -39195,86 +39167,86 @@ │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stccc 8, cr15, [r4], {4} │ │ │ │ stcpl 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf1ba80d6 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ svcmi 0x00f38116 │ │ │ │ - ldrbtmi r4, [pc], #-1608 @ 8b864 <__read_chk@plt+0x26490> │ │ │ │ + ldrbtmi r4, [pc], #-1608 @ 8b7f4 <__read_chk@plt+0x26420> │ │ │ │ stmdbeq r4, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1524649 │ │ │ │ @ instruction: 0xf854fc39 │ │ │ │ - blne 1516894 <__read_chk@plt+0x14b14c0> │ │ │ │ + blne 1516824 <__read_chk@plt+0x14b1450> │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ strbmi r8, [r9], -sl, asr #2 │ │ │ │ @ instruction: 0xf1564640 │ │ │ │ - blls 28a2fc <__read_chk@plt+0x224f28> │ │ │ │ + blls 28a28c <__read_chk@plt+0x224eb8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 2abdbc <__read_chk@plt+0x2469e8> │ │ │ │ + blls 2abd4c <__read_chk@plt+0x246978> │ │ │ │ movweq lr, #47635 @ 0xba13 │ │ │ │ rscshi pc, r4, r0 │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ stmibmi r4!, {r6, r9, sl, lr}^ │ │ │ │ - bleq 1079e0 <__read_chk@plt+0xa260c> │ │ │ │ + bleq 107970 <__read_chk@plt+0xa259c> │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ - blx fe2c7e08 <__read_chk@plt+0xfe262a34> │ │ │ │ + blx fe2c7d98 <__read_chk@plt+0xfe2629c4> │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0x464049df │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ - blx 2047e1c <__read_chk@plt+0x1fe2a48> │ │ │ │ + blx 2047dac <__read_chk@plt+0x1fe29d8> │ │ │ │ movwls r9, #39685 @ 0x9b05 │ │ │ │ eorlt pc, r0, sp, asr #17 │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ ldmibmi r9, {r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8df1b52 │ │ │ │ @ instruction: 0xf5c29364 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ - blx 1c47e3c <__read_chk@plt+0x1be2a68> │ │ │ │ + blx 1c47dcc <__read_chk@plt+0x1be29f8> │ │ │ │ ldrbtmi r6, [r9], #2355 @ 0x933 │ │ │ │ streq pc, [r4, -r9, lsl #2] │ │ │ │ ldmdbvs r8, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ - blx ffe47e3e <__read_chk@plt+0xffde2a6a> │ │ │ │ + blx ffe47dce <__read_chk@plt+0xffde29fa> │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ tstphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - blne 151d204 <__read_chk@plt+0x14b7e30> │ │ │ │ + blne 151d194 <__read_chk@plt+0x14b7dc0> │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ - blx 1747e64 <__read_chk@plt+0x16e2a90> │ │ │ │ + blx 1747df4 <__read_chk@plt+0x16e2a20> │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ strbmi r4, [r0], -fp, asr #19 │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ - blx 14c7e78 <__read_chk@plt+0x1462aa4> │ │ │ │ - blcs b2548 <__read_chk@plt+0x4d174> │ │ │ │ + blx 14c7e08 <__read_chk@plt+0x1462a34> │ │ │ │ + blcs b24d8 <__read_chk@plt+0x4d104> │ │ │ │ adchi pc, r9, r0 │ │ │ │ @ instruction: 0xf854213e │ │ │ │ - blne 1556950 <__read_chk@plt+0x14f157c> │ │ │ │ + blne 15568e0 <__read_chk@plt+0x14f150c> │ │ │ │ bicmi pc, r0, #817889280 @ 0x30c00000 │ │ │ │ stmdble r7, {r0, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf8441c53 │ │ │ │ andsvc r3, r1, r8, lsl #24 │ │ │ │ @ instruction: 0xf8542200 │ │ │ │ andsvc r3, sl, r8, lsl #24 │ │ │ │ strmi pc, [r0, sp, lsl #10]! │ │ │ │ ldrcc r4, [r0, -r8, lsr #12]! │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf1553ffb │ │ │ │ - blls 24a740 <__read_chk@plt+0x1e536c> │ │ │ │ + blls 24a6d0 <__read_chk@plt+0x1e52fc> │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x300af9b6 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bne ff9a5abc <__read_chk@plt+0xff9406e8> │ │ │ │ + bne ff9a5a4c <__read_chk@plt+0xff940678> │ │ │ │ @ instruction: 0xf0c042a0 │ │ │ │ @ instruction: 0x462880b8 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf1773ffb │ │ │ │ - bmi fed0ac0c <__read_chk@plt+0xfeca5838> │ │ │ │ + bmi fed0aa3c <__read_chk@plt+0xfeca5668> │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ @ instruction: 0x312c4ba3 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8138 │ │ │ │ @@ -39287,15 +39259,15 @@ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stcmi 0, cr8, [r3], #756 @ 0x2f4 │ │ │ │ ldrbtmi r4, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf1521d21 │ │ │ │ strmi pc, [r3], sp, lsl #23 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ strbmi r8, [r1], r3, lsl #2 │ │ │ │ - beq 107b10 <__read_chk@plt+0xa273c> │ │ │ │ + beq 107aa0 <__read_chk@plt+0xa26cc> │ │ │ │ ldcmi 7, cr9, [sp], {5} │ │ │ │ ldrbtmi r4, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf1521d21 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, fp, r0, asr #32 │ │ │ │ movwls r2, #33537 @ 0x8301 │ │ │ │ ldmdbvs r8, {r0, r1, r4, r5, r8, fp, sp, lr} │ │ │ │ @@ -39306,165 +39278,165 @@ │ │ │ │ ldmibmi r3, {r0, r1, r2, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdaeq r8, {r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ sbcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf9d6f156 │ │ │ │ svccs 0x00002300 │ │ │ │ svcge 0x001df43f │ │ │ │ - blmi fe3dd280 <__read_chk@plt+0xfe377eac> │ │ │ │ + blmi fe3dd210 <__read_chk@plt+0xfe377e3c> │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7d96819 │ │ │ │ - @ instruction: 0xf854e842 │ │ │ │ + @ instruction: 0xf854e87a │ │ │ │ strmi r2, [r1], -r8, lsl #24 │ │ │ │ - blne 151d334 <__read_chk@plt+0x14b7f60> │ │ │ │ + blne 151d2c4 <__read_chk@plt+0x14b7ef0> │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf9c2f156 │ │ │ │ - blcs b265c <__read_chk@plt+0x4d288> │ │ │ │ + blcs b25ec <__read_chk@plt+0x4d218> │ │ │ │ svcge 0x0072f43f │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ stmibmi r3, {r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ @ instruction: 0xf9b4f156 │ │ │ │ - b 57267c <__read_chk@plt+0x50d2a8> │ │ │ │ + b 57260c <__read_chk@plt+0x50d238> │ │ │ │ svclt 0x0004030b │ │ │ │ movwls r2, #37633 @ 0x9301 │ │ │ │ svcge 0x0032f43f │ │ │ │ svceq 0x0000f1ba │ │ │ │ svccs 0x0000d029 │ │ │ │ sbchi pc, r8, r0 │ │ │ │ @ instruction: 0x970846bb │ │ │ │ - blls 2c571c <__read_chk@plt+0x260348> │ │ │ │ + blls 2c56ac <__read_chk@plt+0x2602d8> │ │ │ │ movweq lr, #47619 @ 0xba03 │ │ │ │ @ instruction: 0xf57f07db │ │ │ │ @ instruction: 0x2129af61 │ │ │ │ - blmi 1dc57c8 <__read_chk@plt+0x1d603f4> │ │ │ │ + blmi 1dc5758 <__read_chk@plt+0x1d60384> │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - stmda sl, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r2, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ @ instruction: 0xf15642c0 │ │ │ │ - blls 28a0d8 <__read_chk@plt+0x224d04> │ │ │ │ + blls 28a068 <__read_chk@plt+0x224c94> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 1f77a0 <__read_chk@plt+0x1923cc> │ │ │ │ + blls 1f7730 <__read_chk@plt+0x19235c> │ │ │ │ bicle r2, r5, r0, lsl #22 │ │ │ │ - b 5726dc <__read_chk@plt+0x50d308> │ │ │ │ + b 57266c <__read_chk@plt+0x50d298> │ │ │ │ sbcsle r0, pc, fp, lsl #6 │ │ │ │ @ instruction: 0xf8549b05 │ │ │ │ strbmi r2, [r0], -r8, lsl #24 │ │ │ │ @ instruction: 0xf04f4965 │ │ │ │ - blne 150e6d4 <__read_chk@plt+0x14a9300> │ │ │ │ + blne 150e664 <__read_chk@plt+0x14a9290> │ │ │ │ @ instruction: 0xf5c29309 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ @ instruction: 0xf972f156 │ │ │ │ eorlt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0x4628e6f4 │ │ │ │ - stmib sl!, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 9499dc <__read_chk@plt+0x8e4608> │ │ │ │ strtmi r4, [r8], -r6, lsl #12 │ │ │ │ - blx fec48044 <__read_chk@plt+0xfebe2c70> │ │ │ │ + blx fec47fd4 <__read_chk@plt+0xfebe2c00> │ │ │ │ ldmdbmi sp, {r2, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r1, [fp], #-2596 @ 0xfffff5dc │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ strcc lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf04f9102 │ │ │ │ @ instruction: 0xf5c633ff │ │ │ │ stmibne r8!, {r6, r7, r8, lr} │ │ │ │ - stmib r2!, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 749a04 <__read_chk@plt+0x6e4630> │ │ │ │ @ instruction: 0xf107e72f │ │ │ │ strbmi r0, [r0], -r8, lsl #2 │ │ │ │ @ instruction: 0xf952f156 │ │ │ │ - blcs b273c <__read_chk@plt+0x4d368> │ │ │ │ + blcs b26cc <__read_chk@plt+0x4d2f8> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr5, cr15, {3} │ │ │ │ - blcs b273c <__read_chk@plt+0x4d368> │ │ │ │ + blcs b26cc <__read_chk@plt+0x4d2f8> │ │ │ │ svcge 0x000ef43f │ │ │ │ @ instruction: 0xf109e6fc │ │ │ │ strbt r0, [r3], r8, lsl #2 │ │ │ │ cmnlt r0, #24, 18 @ 0x60000 │ │ │ │ strbmi r2, [r1], r1, lsl #6 │ │ │ │ strbmi r4, [r2], r3, asr #13 │ │ │ │ @ instruction: 0xf8cd9305 │ │ │ │ strbt r8, [pc], -r0, lsr #32 │ │ │ │ @ instruction: 0xf1046933 │ │ │ │ ldmdbvs r8, {r3, r8} │ │ │ │ - blx ff24809c <__read_chk@plt+0xff1e2cc8> │ │ │ │ + blx ff24802c <__read_chk@plt+0xff1e2c58> │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ movwls r0, #31067 @ 0x795b │ │ │ │ @ instruction: 0xf104e66e │ │ │ │ strbmi r0, [r0], -r8, lsl #2 │ │ │ │ - blx fefc80b0 <__read_chk@plt+0xfef62cdc> │ │ │ │ + blx fefc8040 <__read_chk@plt+0xfef62c6c> │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ movwls r0, #35163 @ 0x895b │ │ │ │ @ instruction: 0xf104e655 │ │ │ │ strbmi r0, [r8], -r8, lsl #2 │ │ │ │ - blx fed480c4 <__read_chk@plt+0xfece2cf0> │ │ │ │ - blx fe0ca640 <__read_chk@plt+0xfe06526c> │ │ │ │ + blx fed48054 <__read_chk@plt+0xfece2c80> │ │ │ │ + blx fe0ca5d0 <__read_chk@plt+0xfe0651fc> │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf047463b │ │ │ │ movwls r0, #21249 @ 0x5301 │ │ │ │ - bne 17464cc <__read_chk@plt+0x16e10f8> │ │ │ │ + bne 174645c <__read_chk@plt+0x16e1088> │ │ │ │ stcge 6, cr14, [ip], {63} @ 0x3f │ │ │ │ @ instruction: 0xf1a44935 │ │ │ │ vst2.8 {d16,d18}, [pc], r8 │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ svcne 0x00254648 │ │ │ │ stchi 8, cr15, [r4], {4} │ │ │ │ stcpl 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf908f156 │ │ │ │ - blmi c7a830 <__read_chk@plt+0xc1545c> │ │ │ │ + blmi c7a7c0 <__read_chk@plt+0xc153ec> │ │ │ │ ldrbtmi r4, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ andcs r6, r5, #5832704 @ 0x590000 │ │ │ │ - svc 0x0076f7d8 │ │ │ │ + svc 0x00aef7d8 │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ strbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf5c21b52 │ │ │ │ @ instruction: 0xf15642c0 │ │ │ │ @ instruction: 0xe6a9f8f7 │ │ │ │ tstpeq r8, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1524640 │ │ │ │ - blx fecca5e4 <__read_chk@plt+0xfec65210> │ │ │ │ + blx fecca574 <__read_chk@plt+0xfec651a0> │ │ │ │ stmdacs r0, {r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi fp, [fp], -ip, lsl #30 │ │ │ │ movweq pc, #4167 @ 0x1047 @ │ │ │ │ - b 145d6f4 <__read_chk@plt+0x13f8320> │ │ │ │ + b 145d684 <__read_chk@plt+0x13f82b0> │ │ │ │ @ instruction: 0xf04f1a5a │ │ │ │ movwls r0, #23296 @ 0x5b00 │ │ │ │ - blmi 8457b0 <__read_chk@plt+0x7e03dc> │ │ │ │ + blmi 845740 <__read_chk@plt+0x7e036c> │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ bfi r6, r9, #16, #11 │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf7d8e646 │ │ │ │ - svclt 0x0000eed8 │ │ │ │ - eorseq r3, r9, ip, ror #1 │ │ │ │ + svclt 0x0000ef10 │ │ │ │ + eorseq r3, r9, ip, asr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r3, [r9], -r8 │ │ │ │ + eorseq r3, r9, r8, asr #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, pc, ip, lsr #18 │ │ │ │ - eorseq r6, r9, r2, lsl #26 │ │ │ │ - ldrsbteq r6, [r9], -r6 │ │ │ │ - mlaseq r9, lr, ip, r6 │ │ │ │ - eorseq ip, r1, r2, lsl #8 │ │ │ │ - andseq r6, ip, sl, lsr #30 │ │ │ │ - @ instruction: 0x001ddcfa │ │ │ │ - eorseq r6, r9, sl, lsl ip │ │ │ │ - @ instruction: 0x001ddcbe │ │ │ │ - ldrshteq r2, [r9], -ip │ │ │ │ - eorseq r6, r9, r2, asr #22 │ │ │ │ - eorseq r6, r9, r6, lsr #22 │ │ │ │ - andseq lr, fp, sl, asr #28 │ │ │ │ - eorseq r6, r9, lr, ror #21 │ │ │ │ - andseq r6, ip, r2, ror sp │ │ │ │ - eorseq r6, r9, r0, lsl #21 │ │ │ │ - andseq r6, ip, r6, lsl #26 │ │ │ │ - andseq r6, ip, sl, lsr #26 │ │ │ │ - eorseq pc, r1, r6, asr #28 │ │ │ │ - @ instruction: 0x001becba │ │ │ │ - eorseq r6, r9, sl, asr r9 │ │ │ │ - eorseq r6, r9, r2, lsl r9 │ │ │ │ + mlaseq pc, ip, r9, r1 @ │ │ │ │ + eorseq r6, r9, r2, ror sp │ │ │ │ + eorseq r6, r9, r6, asr #26 │ │ │ │ + eorseq r6, r9, lr, lsl #26 │ │ │ │ + eorseq ip, r1, r6, lsl #6 │ │ │ │ + andseq r6, ip, lr, lsr lr │ │ │ │ + andseq sp, sp, lr, lsl #24 │ │ │ │ + eorseq r6, r9, sl, lsl #25 │ │ │ │ + @ instruction: 0x001ddbd2 │ │ │ │ + eorseq r2, r9, ip, ror #30 │ │ │ │ + ldrhteq r6, [r9], -r2 │ │ │ │ + mlaseq r9, r6, fp, r6 │ │ │ │ + mulseq fp, r2, sp │ │ │ │ + eorseq r6, r9, lr, asr fp │ │ │ │ + andseq r6, ip, r6, lsl #25 │ │ │ │ + ldrshteq r6, [r9], -r0 │ │ │ │ + andseq r6, ip, sl, lsl ip │ │ │ │ + andseq r6, ip, lr, lsr ip │ │ │ │ + eorseq pc, r1, sl, asr #26 │ │ │ │ + andseq lr, fp, r2, lsl #24 │ │ │ │ + eorseq r6, r9, sl, asr #19 │ │ │ │ + eorseq r6, r9, r2, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -39485,15 +39457,15 @@ │ │ │ │ stccs 8, cr15, [r4], {8} │ │ │ │ @ instruction: 0x9010f8d4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbcvc pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbtmi r4, [fp], #-3064 @ 0xfffff408 │ │ │ │ addsmi r6, pc, #5963776 @ 0x5b0000 │ │ │ │ - blcs bfe7c <__read_chk@plt+0x5aaa8> │ │ │ │ + blcs bfe0c <__read_chk@plt+0x5aa38> │ │ │ │ andls sp, r6, #100 @ 0x64 │ │ │ │ mulcc r4, r9, r8 │ │ │ │ @ instruction: 0xb014f8d9 │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ movwls r4, #22234 @ 0x56da │ │ │ │ @ instruction: 0xf8d9b10f │ │ │ │ @ instruction: 0x4649a01c │ │ │ │ @@ -39505,44 +39477,44 @@ │ │ │ │ @ instruction: 0x462c47b0 │ │ │ │ and r4, r6, r7, lsl #12 │ │ │ │ strcc r6, [r1], #-2048 @ 0xfffff800 │ │ │ │ @ instruction: 0xf990f155 │ │ │ │ svclt 0x00b84285 │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ - blls 24050c <__read_chk@plt+0x1db138> │ │ │ │ + blls 24049c <__read_chk@plt+0x1db0c8> │ │ │ │ svclt 0x00a82d64 │ │ │ │ - blcs 952d4 <__read_chk@plt+0x2ff00> │ │ │ │ + blcs 95264 <__read_chk@plt+0x2fe90> │ │ │ │ uadd16mi fp, r0, r4 │ │ │ │ - blls 1dd6ac <__read_chk@plt+0x1782d8> │ │ │ │ + blls 1dd63c <__read_chk@plt+0x178268> │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ cmple r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs r9!, {r1, r4, r5, r8, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf1528140 │ │ │ │ - blls 28a45c <__read_chk@plt+0x225088> │ │ │ │ + blls 28a3ec <__read_chk@plt+0x225018> │ │ │ │ svceq 0x0000f1ba │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blcs ac0e0 <__read_chk@plt+0x46d0c> │ │ │ │ + blcs ac070 <__read_chk@plt+0x46c9c> │ │ │ │ tstphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs r9!, {r0, r2, r5, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldrbmi r8, [r0], -r0, lsl #3 │ │ │ │ @ instruction: 0xf9a6f152 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldmdavs r9!, {r6, r8, fp} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bmi ff2ec1b8 <__read_chk@plt+0xff286de4> │ │ │ │ + bmi ff2ec148 <__read_chk@plt+0xff286d74> │ │ │ │ ldrbtmi r2, [sl], #-800 @ 0xfffffce0 │ │ │ │ @ instruction: 0xf1a89203 │ │ │ │ - bmi ff24ddc0 <__read_chk@plt+0xff1e89ec> │ │ │ │ + bmi ff24dd50 <__read_chk@plt+0xff1e897c> │ │ │ │ eors r4, r1, sl, ror r4 │ │ │ │ cmnle ip, r0, lsl #30 │ │ │ │ mulcc r4, r9, r8 │ │ │ │ @ instruction: 0xf8d94649 │ │ │ │ vmov.i32 d27, #180 @ 0x000000b4 │ │ │ │ movwls r1, #21376 @ 0x5380 │ │ │ │ suble r2, r9, r0, lsl #30 │ │ │ │ @@ -39556,28 +39528,28 @@ │ │ │ │ ldrdeq pc, [r4], -r9 @ │ │ │ │ svccs 0x0000b158 │ │ │ │ @ instruction: 0xf8d7d072 │ │ │ │ @ instruction: 0xf1baa004 │ │ │ │ rsbsle r0, sp, r0, lsl #30 │ │ │ │ @ instruction: 0xf1524651 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - bmi fed3ff48 <__read_chk@plt+0xfecdab74> │ │ │ │ + bmi fed3fed8 <__read_chk@plt+0xfecdab04> │ │ │ │ ldmdavs r9!, {r5, r8, r9, sp} │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ stmdaeq r4, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2735 @ 0xfffff551 │ │ │ │ smlabtpl r1, sp, r9, lr │ │ │ │ vst1.16 {d20-d22}, [pc], r0 │ │ │ │ strls r4, [r0, #-448] @ 0xfffffe40 │ │ │ │ - blx 64837e <__read_chk@plt+0x5e2faa> │ │ │ │ + blx 64830e <__read_chk@plt+0x5e2f3a> │ │ │ │ movmi pc, #54525952 @ 0x3400000 │ │ │ │ strbmi r3, [r0], -r8, lsr #6 │ │ │ │ @ instruction: 0xf8832200 │ │ │ │ @ instruction: 0xf1772ffb │ │ │ │ - bmi fea8a750 <__read_chk@plt+0xfea2537c> │ │ │ │ + bmi fea8a580 <__read_chk@plt+0xfea251ac> │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ @ instruction: 0x31244b9d │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8122 │ │ │ │ @@ -39592,18 +39564,18 @@ │ │ │ │ @ instruction: 0xb12f46bb │ │ │ │ ldrdlt pc, [r4], -r7 │ │ │ │ svceq 0x0000f1bb │ │ │ │ adchi pc, sl, r0 │ │ │ │ @ instruction: 0x46504659 │ │ │ │ @ instruction: 0xf928f152 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, fp, sp, lr} │ │ │ │ - bmi fe4fffb0 <__read_chk@plt+0xfe49abdc> │ │ │ │ + bmi fe4fff40 <__read_chk@plt+0xfe49ab6c> │ │ │ │ ldrbtmi r2, [sl], #-800 @ 0xfffffce0 │ │ │ │ @ instruction: 0xf1a89203 │ │ │ │ - bmi fe44deb4 <__read_chk@plt+0xfe3e8ae0> │ │ │ │ + bmi fe44de44 <__read_chk@plt+0xfe3e8a70> │ │ │ │ @ instruction: 0xe7b7447a │ │ │ │ @ instruction: 0x232a4a8e │ │ │ │ ldrbtmi r6, [sl], #-2105 @ 0xfffff7c7 │ │ │ │ movwcs lr, #6061 @ 0x17ad │ │ │ │ ldr r9, [fp, -r6, lsl #6] │ │ │ │ movwls r9, #31494 @ 0x7b06 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @@ -39612,21 +39584,21 @@ │ │ │ │ @ instruction: 0xf8d9d069 │ │ │ │ strcs r0, [r0, -r4, lsr #32] │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ rschi pc, fp, r0 │ │ │ │ @ instruction: 0xe78f46ba │ │ │ │ @ instruction: 0xf1bb9b05 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blcs ac140 <__read_chk@plt+0x46d6c> │ │ │ │ + blcs ac0d0 <__read_chk@plt+0x46cfc> │ │ │ │ @ instruction: 0xf8d9d064 │ │ │ │ ldrtmi r0, [sp], -r4, lsr #32 │ │ │ │ addle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xe78146ba │ │ │ │ ldrdge pc, [r0], -r7 │ │ │ │ - blls 245cf8 <__read_chk@plt+0x1e0924> │ │ │ │ + blls 245c88 <__read_chk@plt+0x1e08b4> │ │ │ │ sbcsle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf1ba9b05 │ │ │ │ rsble r0, ip, r0, lsl #30 │ │ │ │ bicsle r2, ip, r0, lsl #22 │ │ │ │ ldrbmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf8e4f152 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @@ -39639,52 +39611,52 @@ │ │ │ │ ldmdavs r9!, {r0, r2, r4, r7, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0x465080b0 │ │ │ │ @ instruction: 0xf8cef152 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldmdavs r9!, {r6, r8, fp} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bmi 1a2c1d4 <__read_chk@plt+0x19c6e00> │ │ │ │ + bmi 1a2c164 <__read_chk@plt+0x19c6d90> │ │ │ │ ldrbtmi r2, [sl], #-810 @ 0xfffffcd6 │ │ │ │ @ instruction: 0xf8d9e726 │ │ │ │ stmdacs r0, {r4} │ │ │ │ @ instruction: 0xb12fd037 │ │ │ │ ldrdge pc, [r4], -r7 │ │ │ │ svceq 0x0000f1ba │ │ │ │ addhi pc, ip, r0 │ │ │ │ @ instruction: 0xf1524651 │ │ │ │ - bllt 18ca24c <__read_chk@plt+0x1864e78> │ │ │ │ + bllt 18ca1dc <__read_chk@plt+0x1864e08> │ │ │ │ ldmdavs r9!, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ svceq 0x0000f1bb │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ rsbsle r2, r1, r0, lsl #22 │ │ │ │ @ instruction: 0x232a4a58 │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ stmdaeq r4, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2646 @ 0xfffff5aa │ │ │ │ @ instruction: 0x4658e73c │ │ │ │ @ instruction: 0x4639463d │ │ │ │ @ instruction: 0x2700e6dd │ │ │ │ ldmdavs r9!, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ - bmi 1514c30 <__read_chk@plt+0x14af85c> │ │ │ │ + bmi 1514bc0 <__read_chk@plt+0x14af7ec> │ │ │ │ uxtah r4, r9, sl, ror #8 │ │ │ │ sbfx r4, sl, #13, #12 │ │ │ │ @ instruction: 0x232a6839 │ │ │ │ @ instruction: 0x4639e7f7 │ │ │ │ @ instruction: 0xf8d9e6cf │ │ │ │ @ instruction: 0x46570010 │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0x2700d1d0 │ │ │ │ - bmi 131d8c8 <__read_chk@plt+0x12b84f4> │ │ │ │ + bmi 131d858 <__read_chk@plt+0x12b8484> │ │ │ │ ldmdavs r9!, {r5, r8, r9, sp} │ │ │ │ @ instruction: 0xe7da447a │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ ldmdavs r9!, {r1, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - blcs c5adc <__read_chk@plt+0x60708> │ │ │ │ + blcs c5a6c <__read_chk@plt+0x60698> │ │ │ │ @ instruction: 0xf8d9d0eb │ │ │ │ ldrbmi r0, [r7], -r4, lsr #32 │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r9, sl, lr} │ │ │ │ svcge 0x0002f47f │ │ │ │ smladx r4, sp, r6, r4 │ │ │ │ orrlt r9, fp, r5, lsl #22 │ │ │ │ ldrdeq pc, [r4], -r9 @ │ │ │ │ @@ -39719,85 +39691,85 @@ │ │ │ │ @ instruction: 0xe78c447a │ │ │ │ @ instruction: 0x0010f8d9 │ │ │ │ adcle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0x463d46ba │ │ │ │ ldrb r9, [r3, -r6, lsl #14]! │ │ │ │ ldrdge pc, [r0], -r7 │ │ │ │ ldmdavs r9!, {r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi 805a88 <__read_chk@plt+0x7a06b4> │ │ │ │ + bmi 805a18 <__read_chk@plt+0x7a0644> │ │ │ │ ldrbtmi r2, [sl], #-810 @ 0xfffffcd6 │ │ │ │ @ instruction: 0xf7d8e686 │ │ │ │ - ldmdavs r9!, {r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r9!, {r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1524650 │ │ │ │ - blx fecca11c <__read_chk@plt+0xfec64d48> │ │ │ │ + blx fecca0ac <__read_chk@plt+0xfec64cd8> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ stmdavs r3, {r0, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x0000deff │ │ │ │ - ldrsbteq r2, [r9], -ip │ │ │ │ + eorseq r2, r9, ip, asr #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r9, r8, asr #23 │ │ │ │ + eorseq r2, r9, r8, lsr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, pc, r6, lsl #8 │ │ │ │ - @ instruction: 0x001c6ad6 │ │ │ │ - andseq r6, ip, r0, asr #22 │ │ │ │ - eorseq pc, r1, r4, lsr fp @ │ │ │ │ - @ instruction: 0x001c6ada │ │ │ │ - eorseq r2, r9, r0, asr #20 │ │ │ │ - eorseq pc, r1, r6, lsr #21 │ │ │ │ - andseq r6, ip, ip, asr #20 │ │ │ │ - mulseq ip, lr, r9 │ │ │ │ - andseq r6, ip, r4, asr r9 │ │ │ │ - andseq r6, ip, sl, lsl #18 │ │ │ │ - andseq r6, ip, ip, lsr r9 │ │ │ │ - andseq r6, ip, r6, asr r9 │ │ │ │ - mlaseq r1, r0, r9, pc @ │ │ │ │ - eorseq pc, r1, r8, ror #18 │ │ │ │ - andseq r6, ip, r0, ror r8 │ │ │ │ - andseq r6, ip, r8, asr #16 │ │ │ │ - andseq r6, ip, r6, lsl #16 │ │ │ │ + eorseq r1, pc, r6, ror r4 @ │ │ │ │ + andseq r6, ip, sl, ror #19 │ │ │ │ + andseq r6, ip, r4, asr sl │ │ │ │ + eorseq pc, r1, r8, lsr sl @ │ │ │ │ + andseq r6, ip, lr, ror #19 │ │ │ │ + ldrhteq r2, [r9], -r0 │ │ │ │ + eorseq pc, r1, sl, lsr #19 │ │ │ │ + andseq r6, ip, r0, ror #18 │ │ │ │ + @ instruction: 0x001c68b2 │ │ │ │ + andseq r6, ip, r8, ror #16 │ │ │ │ + andseq r6, ip, lr, lsl r8 │ │ │ │ + andseq r6, ip, r0, asr r8 │ │ │ │ + andseq r6, ip, sl, ror #16 │ │ │ │ + mlaseq r1, r4, r8, pc @ │ │ │ │ + eorseq pc, r1, ip, ror #16 │ │ │ │ + andseq r6, ip, r4, lsl #15 │ │ │ │ + andseq r6, ip, ip, asr r7 │ │ │ │ + andseq r6, ip, sl, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe3314 <__read_chk@plt+0xfeb7df40> │ │ │ │ + bl febe32a4 <__read_chk@plt+0xfeb7ded0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r9, #-248] @ 0xffffff08 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ strmi r6, [ip], ip, lsl #18 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ eorvc pc, r5, #12582912 @ 0xc00000 │ │ │ │ mulle r5, r4, r2 │ │ │ │ pop {r1, r4, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-16 │ │ │ │ - stmialt r4, {r0, r1, r2, r4, r5, r6, r8, ip, sp, lr, pc}^ │ │ │ │ - bcs a6f68 <__read_chk@plt+0x41b94> │ │ │ │ + stmdalt ip!, {r0, r1, r2, r4, r5, r6, r8, ip, sp, lr, pc}^ │ │ │ │ + bcs a6ef8 <__read_chk@plt+0x41b24> │ │ │ │ ldmdbvs r2, {r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ tstpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xd1f1429a │ │ │ │ - bvs fe366598 <__read_chk@plt+0xfe3011c4> │ │ │ │ + bvs fe366528 <__read_chk@plt+0xfe301154> │ │ │ │ stmdbmi fp, {r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8cc4479 │ │ │ │ @ instruction: 0xf7d83028 │ │ │ │ - pop {r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1774010 │ │ │ │ - @ instruction: 0xf023b8ab │ │ │ │ + @ instruction: 0xf023b853 │ │ │ │ addvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ stcllt 7, cr15, [r0, #-1016]! @ 0xfffffc08 │ │ │ │ - eorseq pc, r1, sl, lsl #16 │ │ │ │ - andseq r6, ip, r4, lsr #15 │ │ │ │ + eorseq pc, r1, lr, lsl #14 │ │ │ │ + @ instruction: 0x001c66b8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ stcleq 8, cr15, [r0], #-312 @ 0xfffffec8 │ │ │ │ - bmi 13df6dc <__read_chk@plt+0x137a308> │ │ │ │ + bmi 13df66c <__read_chk@plt+0x137a298> │ │ │ │ stclmi 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ addlt r4, pc, sp, ror r4 @ │ │ │ │ @ instruction: 0xf50dac0e │ │ │ │ ldrcc r4, [r4, -r0, asr #15]! │ │ │ │ stmiapl sl!, {r8, r9, sp} │ │ │ │ ldmdavs r2, {r0, r2, r3, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f603a │ │ │ │ @@ -39806,15 +39778,15 @@ │ │ │ │ strmi r4, [r6], -r9, lsr #12 │ │ │ │ @ instruction: 0xf8def7fa │ │ │ │ @ instruction: 0xac0db9d8 │ │ │ │ movmi pc, #54525952 @ 0x3400000 │ │ │ │ teqcc r8, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf8832200 │ │ │ │ @ instruction: 0xf1772ffb │ │ │ │ - bmi 100a39c <__read_chk@plt+0xfa4fc8> │ │ │ │ + bmi 100a1cc <__read_chk@plt+0xfa4df8> │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ teqcc r4, sl, lsr fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r7, r0, lsl #6 │ │ │ │ stclmi 5, cr15, [r0, #52] @ 0x34 │ │ │ │ @@ -39826,63 +39798,63 @@ │ │ │ │ ldmdbmi r2!, {r0, r1, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ stmdavs r8!, {r1, r2, r9, sp} │ │ │ │ @ instruction: 0xf1524479 │ │ │ │ @ instruction: 0x4629f819 │ │ │ │ ldrtmi r4, [r0], -r3, lsl #13 │ │ │ │ mrc2 7, 6, pc, cr14, cr8, {7} │ │ │ │ @ instruction: 0xf7d84681 │ │ │ │ - stmdavs pc!, {r1, r2, r3, r4, r8, sl, fp, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r1, r2, r4, r6, r8, sl, fp, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf8976803 │ │ │ │ @ instruction: 0xf8338000 │ │ │ │ ldreq r3, [fp, #24] │ │ │ │ @ instruction: 0xf7d8d504 │ │ │ │ - stmdavs r3, {r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r3, r4, r9, fp, sp, lr, pc} │ │ │ │ eorhi pc, r8, r3, asr r8 @ │ │ │ │ andeq lr, r7, sl, lsr #23 │ │ │ │ ldmdacs pc, {r0, r8, r9, sl, ip, sp} @ │ │ │ │ andscs fp, pc, r8, lsr #31 │ │ │ │ - bcc 88668 <__read_chk@plt+0x23294> │ │ │ │ + bcc 885f8 <__read_chk@plt+0x23224> │ │ │ │ svceq 0x0000f1bb │ │ │ │ - blmi 8c032c <__read_chk@plt+0x85af58> │ │ │ │ - bleq 7c8974 <__read_chk@plt+0x7635a0> │ │ │ │ + blmi 8c02bc <__read_chk@plt+0x85aee8> │ │ │ │ + bleq 7c8904 <__read_chk@plt+0x763530> │ │ │ │ @ instruction: 0x4629447b │ │ │ │ movwls r4, #46640 @ 0xb630 │ │ │ │ mcr2 7, 3, pc, cr14, cr8, {7} @ │ │ │ │ mulvs r0, r9, r8 │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ mcrcc 6, 0, r4, cr0, cr5, {0} │ │ │ │ streq pc, [r4], #-420 @ 0xfffffe5c │ │ │ │ @ instruction: 0x2601bf18 │ │ │ │ @ instruction: 0xff4ef7f8 │ │ │ │ andls lr, r8, sp, asr #19 │ │ │ │ stmdacs r1, {r3, r4, r6, r9, sl, lr} │ │ │ │ strpl lr, [r5], -sp, asr #19 │ │ │ │ svclt 0x00b84a13 │ │ │ │ ldcmi 0, cr2, [r3, #-4] │ │ │ │ - blls 35a2b4 <__read_chk@plt+0x2f4ee0> │ │ │ │ + blls 35a244 <__read_chk@plt+0x2f4e70> │ │ │ │ ldrbtmi r4, [sp], #-1146 @ 0xfffffb86 │ │ │ │ andls r9, r3, r2, lsl #6 │ │ │ │ vst1.16 {d20-d22}, [pc], r3 │ │ │ │ strtmi r4, [r0], -r0, asr #3 │ │ │ │ strge lr, [r0, -sp, asr #19] │ │ │ │ strls r9, [r4, #-1287] @ 0xfffffaf9 │ │ │ │ @ instruction: 0xf8c4f155 │ │ │ │ - blmi 3860e8 <__read_chk@plt+0x320d14> │ │ │ │ - bleq 6089d4 <__read_chk@plt+0x5a3600> │ │ │ │ + blmi 386078 <__read_chk@plt+0x320ca4> │ │ │ │ + bleq 608964 <__read_chk@plt+0x5a3590> │ │ │ │ @ instruction: 0xe7ce447b │ │ │ │ - bl 1cca23c <__read_chk@plt+0x1c64e68> │ │ │ │ - ldrsbteq r2, [r9], -r4 │ │ │ │ + bl feaca1cc <__read_chk@plt+0xfea64df8> │ │ │ │ + eorseq r2, r9, r4, asr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r9, ip, lsl #13 │ │ │ │ - andseq r7, lr, lr, lsl #21 │ │ │ │ - andseq r5, ip, r0, ror #29 │ │ │ │ - eorseq pc, r1, ip, asr #13 │ │ │ │ - andseq r6, ip, r4, lsl #13 │ │ │ │ - eorseq pc, r1, lr, lsl #13 │ │ │ │ - andseq r6, ip, r8, asr r6 │ │ │ │ + ldrshteq r2, [r9], -ip │ │ │ │ + andseq r7, lr, r2, lsr #19 │ │ │ │ + @ instruction: 0x001c5df4 │ │ │ │ + ldrsbteq pc, [r1], -r0 @ │ │ │ │ + mulseq ip, r8, r5 │ │ │ │ + mlaseq r1, r2, r5, pc @ │ │ │ │ + andseq r6, ip, ip, ror #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -39971,15 +39943,15 @@ │ │ │ │ ldrmi r9, [r3], r6, lsl #10 │ │ │ │ strbmi r4, [r4], -r5, lsr #12 │ │ │ │ ldrmi r4, [r8], -r8, lsl #13 │ │ │ │ ldc2l 1, cr15, [r8, #208] @ 0xd0 │ │ │ │ stc2l 1, cr15, [sl, #336]! @ 0x150 │ │ │ │ svccc 0x0004f854 │ │ │ │ svclt 0x00b84285 │ │ │ │ - blcs 31dc98 <__read_chk@plt+0x2b88c4> │ │ │ │ + blcs 31dc28 <__read_chk@plt+0x2b8854> │ │ │ │ @ instruction: 0x462cd1f3 │ │ │ │ stclcs 6, cr4, [r4], #-360 @ 0xfffffe98 │ │ │ │ strbmi r9, [r1], -r6, lsl #26 │ │ │ │ strbtcs fp, [r4], #-4008 @ 0xfffff058 │ │ │ │ @ instruction: 0xf1b946bb │ │ │ │ addle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0x8014f8d1 │ │ │ │ @@ -39996,15 +39968,15 @@ │ │ │ │ @ instruction: 0xf1a5d17b │ │ │ │ ldrtmi r0, [r8], -ip, lsl #4 │ │ │ │ tstpeq r4, r5, lsr #3 @ p-variant is OBSOLETE │ │ │ │ stc2l 1, cr15, [r6, #208]! @ 0xd0 │ │ │ │ andeq pc, r0, #-1073741778 @ 0xc000002e │ │ │ │ stccc 8, cr15, [ip], {85} @ 0x55 │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ - beq 246cf0 <__read_chk@plt+0x1e191c> │ │ │ │ + beq 246c80 <__read_chk@plt+0x1e18ac> │ │ │ │ strbmi r9, [fp, #-520] @ 0xfffffdf8 │ │ │ │ mrshi pc, (UNDEF: 11) @ │ │ │ │ @ instruction: 0xf1a54658 │ │ │ │ @ instruction: 0xf1a50208 │ │ │ │ @ instruction: 0xf1340110 │ │ │ │ @ instruction: 0xf1bafdd3 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @@ -40026,45 +39998,45 @@ │ │ │ │ cdpcs 0, 0, cr14, cr0, cr1, {1} │ │ │ │ svcge 0x0018f43f │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ @ instruction: 0xf8d27917 │ │ │ │ @ instruction: 0xf8d3a014 │ │ │ │ vmlal.u , d23, d0[5] │ │ │ │ ldmibvs r7, {r7, r9, sl, ip}^ │ │ │ │ - blcs 331d7c <__read_chk@plt+0x2cc9a8> │ │ │ │ + blcs 331d0c <__read_chk@plt+0x2cc938> │ │ │ │ @ instruction: 0xf0004626 │ │ │ │ @ instruction: 0xf04f812a │ │ │ │ ldrb r0, [r6, -r1, lsl #18]! │ │ │ │ stmibmi r2!, {r5, r8, r9, sp}^ │ │ │ │ - bmi ff91b984 <__read_chk@plt+0xff8b65b0> │ │ │ │ + bmi ff91b914 <__read_chk@plt+0xff8b6540> │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ smlabtmi r0, sp, r9, lr │ │ │ │ vst3.16 {d20-d22}, [pc :256], sl │ │ │ │ @ instruction: 0xf15441c0 │ │ │ │ strtmi pc, [r8], -r7, ror #30 │ │ │ │ - mrc2 1, 4, pc, cr12, cr6, {3} │ │ │ │ - blmi ff41f100 <__read_chk@plt+0xff3b9d2c> │ │ │ │ + mcr2 1, 2, pc, cr4, cr6, {3} @ │ │ │ │ + blmi ff41f090 <__read_chk@plt+0xff3b9cbc> │ │ │ │ bicmi pc, r0, sp, lsl #10 │ │ │ │ teqcc ip, sl, ror r4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ orrhi pc, r8, r0, asr #32 │ │ │ │ stclmi 5, cr15, [r0, #52] @ 0x34 │ │ │ │ pop {r0, r4, ip, sp, pc} │ │ │ │ ldmibvs r7, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - blcs 31de50 <__read_chk@plt+0x2b8a7c> │ │ │ │ + blcs 31dde0 <__read_chk@plt+0x2b8a0c> │ │ │ │ svcge 0x004ef47f │ │ │ │ @ instruction: 0x232ae6f0 │ │ │ │ - bvs 14c6518 <__read_chk@plt+0x1461144> │ │ │ │ + bvs 14c64a8 <__read_chk@plt+0x14610d4> │ │ │ │ tstpeq r4, r5, lsr #3 @ p-variant is OBSOLETE │ │ │ │ andeq pc, ip, #1073741865 @ 0x40000029 │ │ │ │ @ instruction: 0xf1349307 │ │ │ │ @ instruction: 0xf855fd69 │ │ │ │ - blls 257608 <__read_chk@plt+0x1f2234> │ │ │ │ + blls 257598 <__read_chk@plt+0x1f21c4> │ │ │ │ @ instruction: 0xd070429a │ │ │ │ biclt r9, r3, r6, lsl #16 │ │ │ │ stc2 1, cr15, [r0, #-208]! @ 0xffffff30 │ │ │ │ stmibmi r8, {r0, r1, r2, r6, r7, r9, sl, fp, lr}^ │ │ │ │ ldrbtmi r2, [lr], #-512 @ 0xfffffe00 │ │ │ │ ldrbtmi r2, [r9], #-800 @ 0xfffffce0 │ │ │ │ strne lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @@ -40076,88 +40048,88 @@ │ │ │ │ strls r9, [r4], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xff22f154 │ │ │ │ @ instruction: 0xf134e7b9 │ │ │ │ ldmibmi pc!, {r0, r1, r2, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0x23202208 │ │ │ │ @ instruction: 0x460e4479 │ │ │ │ @ instruction: 0xf134e7e6 │ │ │ │ - blmi fefcba24 <__read_chk@plt+0xfef66650> │ │ │ │ + blmi fefcb9b4 <__read_chk@plt+0xfef665e0> │ │ │ │ ldrbtmi r2, [fp], #-1800 @ 0xfffff8f8 │ │ │ │ usat r4, #17, sl, lsl #12 │ │ │ │ @ instruction: 0xf1a56916 │ │ │ │ @ instruction: 0xf1a50114 │ │ │ │ ldrtmi r0, [r0], -ip, lsl #4 │ │ │ │ ldc2 1, cr15, [r2, #-208]! @ 0xffffff30 │ │ │ │ tstmi lr, #8, 22 @ 0x2000 │ │ │ │ @ instruction: 0xf855d02e │ │ │ │ adcsmi r3, fp, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xf855d12a │ │ │ │ - blls 20f6a4 <__read_chk@plt+0x1aa2d0> │ │ │ │ + blls 20f634 <__read_chk@plt+0x1aa260> │ │ │ │ @ instruction: 0xd1254298 │ │ │ │ svceq 0x0009f1b8 │ │ │ │ tstphi r4, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ stc2l 1, cr15, [r0], #208 @ 0xd0 │ │ │ │ ldrbmi r4, [lr], -sp, lsr #19 │ │ │ │ @ instruction: 0xf1ba4479 │ │ │ │ svclt 0x000c0f00 │ │ │ │ @ instruction: 0xf0092300 │ │ │ │ - blcs 8d27c <__read_chk@plt+0x27ea8> │ │ │ │ + blcs 8d20c <__read_chk@plt+0x27e38> │ │ │ │ addshi pc, fp, r0 │ │ │ │ @ instruction: 0x232a4aa8 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stccc 4, cr1, [r4, #-0] │ │ │ │ vst1.8 {d25-d28}, [pc], r5 │ │ │ │ - bmi fe9dcd90 <__read_chk@plt+0xfe9779bc> │ │ │ │ + bmi fe9dcd20 <__read_chk@plt+0xfe97794c> │ │ │ │ andls r4, r2, r5, lsr #25 │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ strls r4, [r3], -r8, lsr #12 │ │ │ │ @ instruction: 0xf1549404 │ │ │ │ @ instruction: 0xe770fed9 │ │ │ │ @ instruction: 0xf1b89806 │ │ │ │ stclle 15, cr0, [r1, #-36]! @ 0xffffffdc │ │ │ │ ldc2 1, cr15, [sl], #208 @ 0xd0 │ │ │ │ - bmi fe85ed2c <__read_chk@plt+0xfe7f9958> │ │ │ │ + bmi fe85ecbc <__read_chk@plt+0xfe7f98e8> │ │ │ │ ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ ldrbtmi r2, [sl], #-800 @ 0xfffffce0 │ │ │ │ @ instruction: 0xf855e7e1 │ │ │ │ stmdbls r6, {r2, r4, sl, fp, sp} │ │ │ │ orrle r4, r9, sl, lsl #5 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46088097 │ │ │ │ @ instruction: 0xf1344e98 │ │ │ │ ldmibmi r8, {r0, r1, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [lr], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0x232a4479 │ │ │ │ @ instruction: 0xf855e786 │ │ │ │ - blls 20f728 <__read_chk@plt+0x1aa354> │ │ │ │ + blls 20f6b8 <__read_chk@plt+0x1aa2e4> │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ @ instruction: 0xf1b8ae85 │ │ │ │ vpmax.f32 d16, d0, d9 │ │ │ │ @ instruction: 0xf134808d │ │ │ │ - blmi fe4cb950 <__read_chk@plt+0xfe46657c> │ │ │ │ + blmi fe4cb8e0 <__read_chk@plt+0xfe46650c> │ │ │ │ svcls 0x00074a90 │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ldrbmi lr, [r8], -r6, lsl #13 │ │ │ │ andeq pc, r8, #1073741865 @ 0x40000029 │ │ │ │ tstpeq r0, r5, lsr #3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8559309 │ │ │ │ @ instruction: 0xf1347c14 │ │ │ │ - blls 30ba30 <__read_chk@plt+0x2a665c> │ │ │ │ + blls 30b9c0 <__read_chk@plt+0x2a65ec> │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blls 240be4 <__read_chk@plt+0x1db810> │ │ │ │ + blls 240b74 <__read_chk@plt+0x1db7a0> │ │ │ │ @ instruction: 0xf040429f │ │ │ │ ldrtmi r8, [r8], -r5, lsr #1 │ │ │ │ svceq 0x0009f1b8 │ │ │ │ @ instruction: 0xf134dc76 │ │ │ │ stmibmi r3, {r0, r1, r2, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - beq 108878 <__read_chk@plt+0xa34a4> │ │ │ │ + beq 108808 <__read_chk@plt+0xa3434> │ │ │ │ ldrbtmi r2, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ - blls 2b8f1c <__read_chk@plt+0x253b48> │ │ │ │ + blls 2b8eac <__read_chk@plt+0x253ad8> │ │ │ │ svceq 0x000aea13 │ │ │ │ - bmi 20807b4 <__read_chk@plt+0x201b3e0> │ │ │ │ + bmi 2080744 <__read_chk@plt+0x201b370> │ │ │ │ ldrbtmi r2, [sl], #-810 @ 0xfffffcd6 │ │ │ │ @ instruction: 0xf855e6e6 │ │ │ │ ldrmi r3, [r9, #3080] @ 0xc08 │ │ │ │ stmdals r6, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ svceq 0x0009f1b8 │ │ │ │ addhi pc, r2, r0, lsl #6 │ │ │ │ mrrc2 1, 3, pc, lr, cr4 @ │ │ │ │ @@ -40175,24 +40147,24 @@ │ │ │ │ svceq 0x0009f1b8 │ │ │ │ @ instruction: 0xf134dc13 │ │ │ │ stmdbmi sp!, {r0, r1, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-1800 @ 0xfffff8f8 │ │ │ │ @ instruction: 0xf134e7cc │ │ │ │ stmdbmi fp!, {r0, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [r9], #-3847 @ 0xfffff0f9 │ │ │ │ - bmi 1b46280 <__read_chk@plt+0x1ae0eac> │ │ │ │ + bmi 1b46210 <__read_chk@plt+0x1ae0e3c> │ │ │ │ ldrbtmi r2, [sl], #-810 @ 0xfffffcd6 │ │ │ │ ldrtmi lr, [fp], r3, ror #14 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf134e66c │ │ │ │ stmdbmi r6!, {r0, r1, r2, r3, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [r9], #-3847 @ 0xfffff0f9 │ │ │ │ @ instruction: 0xf855e7b8 │ │ │ │ - blls 227814 <__read_chk@plt+0x1c2440> │ │ │ │ - blx fee133b0 <__read_chk@plt+0xfedadfdc> │ │ │ │ + blls 2277a4 <__read_chk@plt+0x1c23d0> │ │ │ │ + blx fee13340 <__read_chk@plt+0xfedadf6c> │ │ │ │ ldmdbeq r6!, {r1, r2, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1b89806 │ │ │ │ mrrcle 15, 0, r0, sp, cr9 │ │ │ │ ldc2 1, cr15, [lr], {52} @ 0x34 │ │ │ │ smlsdcs r8, lr, r9, r4 │ │ │ │ mcrcs 4, 0, r4, cr0, cr9, {3} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr3, cr15, {1} │ │ │ │ @@ -40200,117 +40172,117 @@ │ │ │ │ @ instruction: 0xe691447a │ │ │ │ @ instruction: 0xf1349806 │ │ │ │ mrcmi 12, 2, APSR_nzcv, cr10, cr1, {0} │ │ │ │ andcs r4, r8, #1474560 @ 0x168000 │ │ │ │ @ instruction: 0x232a447e │ │ │ │ uxtb r4, r9, ror #8 │ │ │ │ stc2 1, cr15, [r8], {52} @ 0x34 │ │ │ │ - bmi 169f574 <__read_chk@plt+0x163a1a0> │ │ │ │ + bmi 169f504 <__read_chk@plt+0x163a130> │ │ │ │ ldrbtmi r2, [fp], #-1800 @ 0xfffff8f8 │ │ │ │ ldrb r4, [r9, #1146]! @ 0x47a │ │ │ │ stc2 1, cr15, [r0], {52} @ 0x34 │ │ │ │ svcls 0x00074955 │ │ │ │ - beq 108968 <__read_chk@plt+0xa3594> │ │ │ │ + beq 1088f8 <__read_chk@plt+0xa3524> │ │ │ │ @ instruction: 0xe7874479 │ │ │ │ @ instruction: 0xf8559b06 │ │ │ │ addsmi sl, pc, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xf1b8d138 │ │ │ │ stcle 15, cr0, [ip], {9} │ │ │ │ smladcs r8, r8, r6, r4 │ │ │ │ - blx ffc48d1a <__read_chk@plt+0xffbe3946> │ │ │ │ + blx ffc48caa <__read_chk@plt+0xffbe38d6> │ │ │ │ ldrbtmi r4, [r9], #-2381 @ 0xfffff6b3 │ │ │ │ ldrmi r9, [sl, #2822] @ 0xb06 │ │ │ │ - bmi 13c0d24 <__read_chk@plt+0x135b950> │ │ │ │ + bmi 13c0cb4 <__read_chk@plt+0x135b8e0> │ │ │ │ ldrbtmi r2, [sl], #-810 @ 0xfffffcd6 │ │ │ │ stmdals r6, {r1, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ - blx ff948d32 <__read_chk@plt+0xff8e395e> │ │ │ │ + blx ff948cc2 <__read_chk@plt+0xff8e38ee> │ │ │ │ svcls 0x00074949 │ │ │ │ @ instruction: 0xe7f14479 │ │ │ │ - blx ff7c8d3e <__read_chk@plt+0xff76396a> │ │ │ │ + blx ff7c8cce <__read_chk@plt+0xff7638fa> │ │ │ │ strcs r4, [r0, -r7, asr #18] │ │ │ │ @ instruction: 0xe6524479 │ │ │ │ @ instruction: 0xf1b89806 │ │ │ │ stcle 15, cr0, [fp], {9} │ │ │ │ - blx ff548d52 <__read_chk@plt+0xff4e397e> │ │ │ │ + blx ff548ce2 <__read_chk@plt+0xff4e390e> │ │ │ │ strcs r4, [r8, -r3, asr #18] │ │ │ │ @ instruction: 0xe6484479 │ │ │ │ - blx ff3c8d5e <__read_chk@plt+0xff36398a> │ │ │ │ + blx ff3c8cee <__read_chk@plt+0xff36391a> │ │ │ │ strcs r4, [r8], -r1, asr #18 │ │ │ │ uxtab r4, sl, r9, ror #8 │ │ │ │ - blx ff248d6a <__read_chk@plt+0xff1e3996> │ │ │ │ + blx ff248cfa <__read_chk@plt+0xff1e3926> │ │ │ │ svcls 0x0007493f │ │ │ │ @ instruction: 0xe63c4479 │ │ │ │ - blx ff0c8d76 <__read_chk@plt+0xff0639a2> │ │ │ │ + blx ff0c8d06 <__read_chk@plt+0xff063932> │ │ │ │ smladxcs r0, sp, r9, r4 │ │ │ │ @ instruction: 0xe7a04479 │ │ │ │ - bl feb334c8 <__read_chk@plt+0xfeace0f4> │ │ │ │ + bl feb33458 <__read_chk@plt+0xfeace084> │ │ │ │ subsmi r0, lr, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0xe791415e │ │ │ │ - stm r0, {r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - beq 1089fc <__read_chk@plt+0xa3628> │ │ │ │ + ldm r8!, {r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + beq 10898c <__read_chk@plt+0xa35b8> │ │ │ │ svclt 0x0000e73e │ │ │ │ - eorseq r2, r9, r4, asr r5 │ │ │ │ + eorseq r2, r9, r4, asr #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r9, r2, asr #10 │ │ │ │ + ldrhteq r2, [r9], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, pc, lr, ror sp @ │ │ │ │ - andseq r6, ip, ip, asr #10 │ │ │ │ - eorseq pc, r1, lr, lsr #10 │ │ │ │ - andseq r6, ip, lr, asr r5 │ │ │ │ - eorseq pc, r1, r2, lsl r5 @ │ │ │ │ - eorseq pc, r1, r8, lsr #8 │ │ │ │ - eorseq pc, r1, r2, lsr #8 │ │ │ │ - andseq r6, ip, r2, asr #8 │ │ │ │ - eorseq pc, r1, ip, lsl #8 │ │ │ │ - andseq r5, ip, lr, lsl #27 │ │ │ │ - andseq r6, ip, ip, ror #7 │ │ │ │ - ldrshteq r2, [r9], -r0 │ │ │ │ - eorseq pc, r1, r6, asr r3 @ │ │ │ │ - andseq r6, ip, lr, ror #6 │ │ │ │ - andseq r6, ip, r2, ror r3 │ │ │ │ - eorseq pc, r1, ip, lsr r3 @ │ │ │ │ - eorseq pc, r1, r4, lsr #6 │ │ │ │ - eorseq pc, r1, r6, lsl r3 @ │ │ │ │ - @ instruction: 0x001c62f4 │ │ │ │ - andseq r6, ip, ip, asr #4 │ │ │ │ - andseq r6, ip, r0, ror #5 │ │ │ │ - eorseq pc, r1, sl, lsr #5 │ │ │ │ - andseq r6, ip, r6, lsr #5 │ │ │ │ - eorseq pc, r1, r6, lsl #5 │ │ │ │ - andseq r6, ip, r2, ror r1 │ │ │ │ - andseq r6, ip, r0, lsl #5 │ │ │ │ - andseq r6, ip, ip, asr r2 │ │ │ │ - andseq r6, ip, sl, ror r1 │ │ │ │ - eorseq pc, r1, r2, lsl #4 │ │ │ │ - andseq r6, ip, lr, asr #2 │ │ │ │ - ldrsbteq pc, [r1], -r4 @ │ │ │ │ - eorseq pc, r1, r6, asr #3 │ │ │ │ - mlaseq r1, lr, r1, pc @ │ │ │ │ - andseq r6, ip, lr, lsr #3 │ │ │ │ - andseq r6, ip, r6, lsl #2 │ │ │ │ - mulseq ip, r2, r1 │ │ │ │ - eorseq pc, r1, r4, asr r1 @ │ │ │ │ - andseq r6, ip, r4, lsl #1 │ │ │ │ + eorseq r0, pc, lr, ror #27 │ │ │ │ + andseq r6, ip, r0, ror #8 │ │ │ │ + eorseq pc, r1, r2, lsr r4 @ │ │ │ │ + andseq r6, ip, r2, ror r4 │ │ │ │ + eorseq pc, r1, r6, lsl r4 @ │ │ │ │ + eorseq pc, r1, ip, lsr #6 │ │ │ │ + eorseq pc, r1, r6, lsr #6 │ │ │ │ + andseq r6, ip, r6, asr r3 │ │ │ │ + eorseq pc, r1, r0, lsl r3 @ │ │ │ │ + andseq r5, ip, r2, lsr #25 │ │ │ │ + andseq r6, ip, r0, lsl #6 │ │ │ │ + eorseq r2, r9, r0, ror #6 │ │ │ │ + eorseq pc, r1, sl, asr r2 @ │ │ │ │ + andseq r6, ip, r2, lsl #5 │ │ │ │ + andseq r6, ip, r6, lsl #5 │ │ │ │ + eorseq pc, r1, r0, asr #4 │ │ │ │ + eorseq pc, r1, r8, lsr #4 │ │ │ │ + eorseq pc, r1, sl, lsl r2 @ │ │ │ │ + andseq r6, ip, r8, lsl #4 │ │ │ │ + andseq r6, ip, r0, ror #2 │ │ │ │ + @ instruction: 0x001c61f4 │ │ │ │ + eorseq pc, r1, lr, lsr #3 │ │ │ │ + @ instruction: 0x001c61ba │ │ │ │ + eorseq pc, r1, sl, lsl #3 │ │ │ │ + andseq r6, ip, r6, lsl #1 │ │ │ │ + mulseq ip, r4, r1 │ │ │ │ + andseq r6, ip, r0, ror r1 │ │ │ │ + andseq r6, ip, lr, lsl #1 │ │ │ │ + eorseq pc, r1, r6, lsl #2 │ │ │ │ + andseq r6, ip, r2, rrx │ │ │ │ + ldrsbteq pc, [r1], -r8 @ │ │ │ │ + eorseq pc, r1, sl, asr #1 │ │ │ │ + eorseq pc, r1, r2, lsr #1 │ │ │ │ + andseq r6, ip, r2, asr #1 │ │ │ │ + andseq r6, ip, sl, lsl r0 │ │ │ │ + andseq r6, ip, r6, lsr #1 │ │ │ │ + eorseq pc, r1, r8, asr r0 @ │ │ │ │ + mulseq ip, r8, pc @ │ │ │ │ + andseq r5, ip, r8, asr pc │ │ │ │ + eorseq pc, r1, r8, lsr r0 @ │ │ │ │ + eorseq pc, r1, sl, lsr #32 │ │ │ │ + andseq r5, ip, r4, ror pc │ │ │ │ andseq r6, ip, r4, asr #32 │ │ │ │ - eorseq pc, r1, r4, lsr r1 @ │ │ │ │ - eorseq pc, r1, r6, lsr #2 │ │ │ │ - andseq r6, ip, r0, rrx │ │ │ │ - andseq r6, ip, r0, lsr r1 │ │ │ │ - ldrshteq pc, [r1], -r6 @ │ │ │ │ - andseq r6, ip, sl │ │ │ │ - ldrsheq r6, [ip], -r8 │ │ │ │ - andseq r6, ip, ip, ror #1 │ │ │ │ - ldrhteq pc, [r1], -ip @ │ │ │ │ - ldrhteq pc, [r1], -r0 @ │ │ │ │ - andseq r6, ip, r0, asr #1 │ │ │ │ - ldrheq r6, [ip], -r4 │ │ │ │ + ldrshteq lr, [r1], -sl │ │ │ │ + andseq r5, ip, lr, lsl pc │ │ │ │ + andseq r6, ip, ip │ │ │ │ + andseq r6, ip, r0 │ │ │ │ + eorseq lr, r1, r0, asr #31 │ │ │ │ + ldrhteq lr, [r1], -r4 │ │ │ │ + @ instruction: 0x001c5fd4 │ │ │ │ + andseq r5, ip, r8, asr #31 │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ svclt 0x0000bcad │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febe3bb0 <__read_chk@plt+0xfeb7e7dc> │ │ │ │ + bl febe3b40 <__read_chk@plt+0xfeb7e76c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5000fe8 │ │ │ │ stmdbvs sp, {r6, r8, r9, ip, lr} │ │ │ │ ldrbvc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ teqpvc r0, #29360128 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ mlasle r1, sp, r2, r4 │ │ │ │ strtmi r4, [r9], -lr, lsl #12 │ │ │ │ @@ -40333,63 +40305,63 @@ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff40f8 │ │ │ │ @ instruction: 0x4620b931 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ stmdblt lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46204631 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ - bllt 1ccaa28 <__read_chk@plt+0x1c65654> │ │ │ │ + bllt 1cca9b8 <__read_chk@plt+0x1c655e4> │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ stcllt 7, cr15, [r4, #1016] @ 0x3f8 │ │ │ │ @ instruction: 0x46204631 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ mrclt 7, 4, APSR_nzcv, cr4, cr14, {7} │ │ │ │ @ instruction: 0x46204631 │ │ │ │ pop {r0, r9, sp} │ │ │ │ @ instruction: 0xf7ff40f8 │ │ │ │ svclt 0x0000bc59 │ │ │ │ - eorseq r0, pc, r2, lsl r7 @ │ │ │ │ + eorseq r0, pc, r2, lsl #15 │ │ │ │ suble r2, r5, r0, lsl #18 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febe3c60 <__read_chk@plt+0xfeb7e88c> │ │ │ │ + bl febe3bf0 <__read_chk@plt+0xfeb7e81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs ip, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ orrlt r4, ip, lr, lsl #12 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ strmi r6, [r5], -r1, lsr #18 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrvs pc, pc, #12582912 @ 0xc00000 │ │ │ │ mulle r8, r9, r2 │ │ │ │ ldc2l 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ - blmi 6baf28 <__read_chk@plt+0x655b54> │ │ │ │ + blmi 6baeb8 <__read_chk@plt+0x655ae4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ mulle r0, r9, r2 │ │ │ │ - bvs fe97c054 <__read_chk@plt+0xfe916c80> │ │ │ │ + bvs fe97bfe4 <__read_chk@plt+0xfe916c10> │ │ │ │ ldreq r1, [sl, r0, lsr #26] │ │ │ │ stmdavs r3!, {r0, r2, r3, sl, ip, lr, pc} │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf15db10b │ │ │ │ - strtmi pc, [r1], -r9, asr #17 │ │ │ │ + @ instruction: 0x4621f871 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ rsbvs pc, r0, sp, ror pc @ │ │ │ │ @ instruction: 0x2c006ba4 │ │ │ │ ldmdavs r4!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xe7e9b97c │ │ │ │ ldreq r6, [fp, r3, lsr #21] │ │ │ │ stmdavs r3!, {r1, r2, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf15db10b │ │ │ │ - @ instruction: 0x4621f8b7 │ │ │ │ + @ instruction: 0x4621f85f │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ rsbvs pc, r0, fp, ror #30 │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ stmdavs r3!, {r1, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ - blcs 93f60 <__read_chk@plt+0x2eb8c> │ │ │ │ + blcs 93ef0 <__read_chk@plt+0x2eb1c> │ │ │ │ ldcllt 0, cr13, [r0, #-944]! @ 0xfffffc50 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r0, pc, r0, ror #12 │ │ │ │ + ldrsbteq r0, [pc], -r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [ip], -r9, lsr #22 │ │ │ │ ldrbtmi r6, [fp], #-2381 @ 0xfffff6b3 │ │ │ │ cmnlt fp, #5963776 @ 0x5b0000 │ │ │ │ @@ -40405,42 +40377,42 @@ │ │ │ │ tstle pc, r0, lsl #28 │ │ │ │ vstrcs d4, [r0, #-120] @ 0xffffff88 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movweq pc, #4515 @ 0x11a3 @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ - bvs 8bb2b8 <__read_chk@plt+0x855ee4> │ │ │ │ + bvs 8bb248 <__read_chk@plt+0x855e74> │ │ │ │ stmdavc r3, {r3, r6, r8, ip, sp, pc} │ │ │ │ stclvs 1, cr11, [r1], #236 @ 0xec │ │ │ │ stmdavc fp, {r0, r3, r5, r8, ip, sp, pc} │ │ │ │ pop {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf15141f0 │ │ │ │ andcs fp, r0, r5, lsl #24 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ strtmi r6, [pc], -lr, lsl #24 │ │ │ │ @ instruction: 0xe7cf46b0 │ │ │ │ - blcs aac40 <__read_chk@plt+0x4586c> │ │ │ │ + blcs aabd0 <__read_chk@plt+0x457fc> │ │ │ │ @ instruction: 0x4631d0dc │ │ │ │ pop {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf15141f0 │ │ │ │ stmdavc fp!, {r0, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf898d0dd │ │ │ │ - blcs 98b94 <__read_chk@plt+0x337c0> │ │ │ │ + blcs 98b24 <__read_chk@plt+0x33750> │ │ │ │ @ instruction: 0x4641d0d9 │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf15141f0 │ │ │ │ svclt 0x0000bbe5 │ │ │ │ - eorseq r0, pc, r6, ror #11 │ │ │ │ - andseq r7, lr, r8, lsl #3 │ │ │ │ - ldrhteq r0, [pc], -r4 │ │ │ │ + eorseq r0, pc, r6, asr r6 @ │ │ │ │ + mulseq lr, ip, r0 │ │ │ │ + eorseq r0, pc, r4, lsr #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febe3db8 <__read_chk@plt+0xfeb7e9e4> │ │ │ │ + bl febe3d48 <__read_chk@plt+0xfeb7e974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ tstlt r1, sp, lsl #12 │ │ │ │ strtmi r6, [r1], -sp, asr #19 │ │ │ │ @ instruction: 0xf7f96ca6 │ │ │ │ @ instruction: 0xb1a8fbe3 │ │ │ │ stmdavs r0!, {r0, r1, r3, r8, fp, lr} │ │ │ │ @@ -40449,64 +40421,64 @@ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmdavc fp!, {r2, r3, ip, lr, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ andle r2, r7, r0, lsl #28 │ │ │ │ @ instruction: 0xb12b7833 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - bllt feec9140 <__read_chk@plt+0xfee63d6c> │ │ │ │ + bllt feec90d0 <__read_chk@plt+0xfee63cfc> │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ - ldrsbeq r7, [lr], -r0 │ │ │ │ + andseq r6, lr, r4, ror #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ @ instruction: 0xf8dfb093 │ │ │ │ @ instruction: 0x46963b98 │ │ │ │ - blcs fe5caf9c <__read_chk@plt+0xfe565bc8> │ │ │ │ + blcs fe5caf2c <__read_chk@plt+0xfe565b58> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ mulls r7, r0, fp │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9311 │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ rschi pc, r3, r0 │ │ │ │ - bpl 10ca040 <__read_chk@plt+0x1064c6c> │ │ │ │ + bpl 10c9fd0 <__read_chk@plt+0x1064bfc> │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmdavs r3, {r1, r2, r4, r7, fp, sp, lr} │ │ │ │ - bl fe966f94 <__read_chk@plt+0xfe901bc0> │ │ │ │ - bl fea8ec68 <__read_chk@plt+0xfea29894> │ │ │ │ + bl fe966f24 <__read_chk@plt+0xfe901b50> │ │ │ │ + bl fea8ebf8 <__read_chk@plt+0xfea29824> │ │ │ │ @ instruction: 0xf1b80802 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ @ instruction: 0xf8df80d4 │ │ │ │ strmi r3, [fp], r0, ror #22 │ │ │ │ addsvs r4, r9, fp, ror r4 │ │ │ │ svceq 0x0000f1be │ │ │ │ @ instruction: 0xf04fd004 │ │ │ │ movwcs r3, #767 @ 0x2ff │ │ │ │ movwcs lr, #2510 @ 0x9ce │ │ │ │ ldrdeq pc, [r8], -fp │ │ │ │ @ instruction: 0xf8db4642 │ │ │ │ strmi r9, [r3], -r0 │ │ │ │ strbmi fp, [fp, #-360] @ 0xfffffe98 │ │ │ │ sbchi pc, sp, r0 │ │ │ │ - bcc e79f8 <__read_chk@plt+0x82624> │ │ │ │ + bcc e7988 <__read_chk@plt+0x825b4> │ │ │ │ svclt 0x00182a00 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strbmi r8, [sp], -r2, asr #1 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x83a3f040 │ │ │ │ strtmi r2, [ip], -r0, lsl #14 │ │ │ │ strtmi r9, [lr], -r0, lsl #12 │ │ │ │ @ instruction: 0x4607463d │ │ │ │ and pc, r8, sp, asr #17 │ │ │ │ strbmi r4, [r1], -r8, lsr #12 │ │ │ │ - stc2 1, cr15, [ip, #752] @ 0x2f0 │ │ │ │ + ldc2 1, cr15, [r4, #-752]! @ 0xfffffd10 │ │ │ │ stmdbcs r0, {r0, r8, sl, ip, sp} │ │ │ │ strtmi fp, [r6], -r8, lsl #30 │ │ │ │ svclt 0x0018454c │ │ │ │ andle r2, r2, r0, lsl #24 │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ @ instruction: 0xf89ad1f0 │ │ │ │ @ instruction: 0x463530f4 │ │ │ │ @@ -40525,56 +40497,56 @@ │ │ │ │ movwls r0, #14624 @ 0x3920 │ │ │ │ andsgt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd9506 │ │ │ │ @ instruction: 0xf8cdc008 │ │ │ │ ands lr, pc, r0, lsl r0 @ │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf00042b8 │ │ │ │ - bvs ff4ecf40 <__read_chk@plt+0xff487b6c> │ │ │ │ + bvs ff4eced0 <__read_chk@plt+0xff487afc> │ │ │ │ @ instruction: 0xf00042b9 │ │ │ │ - bvs ff0ecf38 <__read_chk@plt+0xff087b64> │ │ │ │ + bvs ff0ecec8 <__read_chk@plt+0xff087af4> │ │ │ │ ldrhtle r4, [sp], #-41 @ 0xffffffd7 │ │ │ │ adcsmi r6, sl, #18432 @ 0x4800 │ │ │ │ - blvs 140f28 <__read_chk@plt+0xdbb54> │ │ │ │ + blvs 140eb8 <__read_chk@plt+0xdbae4> │ │ │ │ ldrhtle r4, [r7], #-42 @ 0xffffffd6 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ cmple fp, r0, lsl #30 │ │ │ │ ldmdavs r1, {r1, r2, r4, r7, fp, sp, lr} │ │ │ │ - blne fe327094 <__read_chk@plt+0xfe2c1cc0> │ │ │ │ + blne fe327024 <__read_chk@plt+0xfe2c1c50> │ │ │ │ adcmi r1, r2, #73728 @ 0x12000 │ │ │ │ @ instruction: 0xf8dbdd46 │ │ │ │ strtmi r2, [r0], r4 │ │ │ │ streq pc, [r1], #-264 @ 0xfffffef8 │ │ │ │ rsble r2, r5, r0, lsl #20 │ │ │ │ @ instruction: 0xd1d94297 │ │ │ │ andeq lr, r8, r6, lsl #22 │ │ │ │ - mrc2 1, 6, pc, cr8, cr10, {2} │ │ │ │ + mcr2 1, 4, pc, cr0, cr10, {2} @ │ │ │ │ @ instruction: 0x060e6ab9 │ │ │ │ addshi pc, r1, r0, lsl #2 │ │ │ │ cmplt r2, #3801088 @ 0x3a0000 │ │ │ │ strtle r0, [r8], #-1741 @ 0xfffff933 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ - bvs ff4ad09c <__read_chk@plt+0xff447cc8> │ │ │ │ + bvs ff4ad02c <__read_chk@plt+0xff447c58> │ │ │ │ @ instruction: 0xf00042b8 │ │ │ │ - blvs 52d0b0 <__read_chk@plt+0x4c7cdc> │ │ │ │ + blvs 52d040 <__read_chk@plt+0x4c7c6c> │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ strbeq r8, [sl], -r2, asr #1 │ │ │ │ sbchi pc, r8, r0, lsl #2 │ │ │ │ @ instruction: 0xf10005cb │ │ │ │ @ instruction: 0xf9b780d8 │ │ │ │ stmdbcs r0, {r3, ip} │ │ │ │ teqphi r4, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf15b6838 │ │ │ │ - @ instruction: 0xf8dbff29 │ │ │ │ - bvs feed4dc0 <__read_chk@plt+0xfee6f9ec> │ │ │ │ + @ instruction: 0xf8dbfed1 │ │ │ │ + bvs feed4d50 <__read_chk@plt+0xfee6f97c> │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ - bvs ff4ad140 <__read_chk@plt+0xff447d6c> │ │ │ │ + bvs ff4ad0d0 <__read_chk@plt+0xff447cfc> │ │ │ │ @ instruction: 0xf00042b8 │ │ │ │ - blvs 52d138 <__read_chk@plt+0x4c7d64> │ │ │ │ + blvs 52d0c8 <__read_chk@plt+0x4c7cf4> │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ @ instruction: 0xf8da80d6 │ │ │ │ streq r2, [sp], #-640 @ 0xfffffd80 │ │ │ │ ldmdavs lr!, {r1, r5, r6, sl, ip, lr, pc}^ │ │ │ │ cmnle r2, r0, lsl #28 │ │ │ │ @ instruction: 0xe7b16b7f │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @@ -40593,185 +40565,185 @@ │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf89a8ff0 │ │ │ │ @ instruction: 0x460530f4 │ │ │ │ @ instruction: 0xf53f06db │ │ │ │ @ instruction: 0xf8dbaf63 │ │ │ │ strb r2, [r2, -r4]! │ │ │ │ andeq lr, r8, r6, lsl #22 │ │ │ │ - mrc2 1, 3, pc, cr4, cr10, {2} │ │ │ │ + mrc2 1, 0, pc, cr12, cr10, {2} │ │ │ │ orrsle r2, r9, r0, lsl #30 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf8dbe782 │ │ │ │ stmdbls r3, {sp} │ │ │ │ svclt 0x001442ba │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ - bvs fef0d25c <__read_chk@plt+0xfeea7e88> │ │ │ │ + bvs fef0d1ec <__read_chk@plt+0xfeea7e18> │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ ldreq r8, [r5, #-320] @ 0xfffffec0 │ │ │ │ adcshi pc, sl, r0, lsl #2 │ │ │ │ strle r0, [r4, #-1173] @ 0xfffffb6b │ │ │ │ @ instruction: 0xffe2f0a6 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdals r0, {r1, r2, r4, r5, r6, r8, pc} │ │ │ │ @ instruction: 0xf8eaf154 │ │ │ │ addpl pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ - bne 152702c <__read_chk@plt+0x14c1c58> │ │ │ │ + bne 1526fbc <__read_chk@plt+0x14c1be8> │ │ │ │ vqsub.u8 d4, d16, d0 │ │ │ │ stmiavs r8!, {r0, r1, r3, r4, r6, r8, pc} │ │ │ │ strbmi r9, [r0], #-2560 @ 0xfffff600 │ │ │ │ - ldc2l 1, cr15, [r8], {90} @ 0x5a │ │ │ │ + stc2 1, cr15, [r0], {90} @ 0x5a │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ @ instruction: 0xf8da82ae │ │ │ │ ldr r2, [pc, r0, lsl #5] │ │ │ │ ldmdbvs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r2, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df2306 │ │ │ │ - blx 153316 <__read_chk@plt+0xedf42> │ │ │ │ - blls 1096c0 <__read_chk@plt+0xa42ec> │ │ │ │ + blx 1532a6 <__read_chk@plt+0xeded2> │ │ │ │ + blls 109650 <__read_chk@plt+0xa427c> │ │ │ │ ldmdapl fp, {r0, r9, ip, sp}^ │ │ │ │ movwls r2, #256 @ 0x100 │ │ │ │ @ instruction: 0xf7d74618 │ │ │ │ - @ instruction: 0xf8dbeaba │ │ │ │ + @ instruction: 0xf8dbeaf2 │ │ │ │ adcsmi r2, sl, #0 │ │ │ │ rscshi pc, r6, r0 │ │ │ │ @ instruction: 0x06506aba │ │ │ │ ldrbeq sp, [r1, #1143] @ 0x477 │ │ │ │ stcls 15, cr11, [r0, #-352] @ 0xfffffea0 │ │ │ │ ldmdavc r2!, {r3, r4, r6, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf9b74630 │ │ │ │ stmdblt r2!, {r1, r3, ip} │ │ │ │ @ instruction: 0xf810e7ad │ │ │ │ - bcs 98af4 <__read_chk@plt+0x33720> │ │ │ │ - bcs 301198 <__read_chk@plt+0x29bdc4> │ │ │ │ + bcs 98a84 <__read_chk@plt+0x336b0> │ │ │ │ + bcs 301128 <__read_chk@plt+0x29bd54> │ │ │ │ movweq pc, #4357 @ 0x1105 @ │ │ │ │ stceq 1, cr15, [r1], {1} │ │ │ │ eorvc fp, sl, lr, lsl pc │ │ │ │ ldrmi r4, [sp], -r1, ror #12 │ │ │ │ - blne 13816cc <__read_chk@plt+0x131c2f8> │ │ │ │ - blls 10af20 <__read_chk@plt+0xa5b4c> │ │ │ │ + blne 138165c <__read_chk@plt+0x131c288> │ │ │ │ + blls 10aeb0 <__read_chk@plt+0xa5adc> │ │ │ │ strbeq r1, [sl, -r9, ror #17] │ │ │ │ @ instruction: 0xe7ead1fa │ │ │ │ @ instruction: 0xb1239b04 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ strbmi r6, [r2], #-2194 @ 0xfffff76e │ │ │ │ smlaldeq r6, r8, sl, r0 │ │ │ │ svcge 0x003bf53f │ │ │ │ - blx 16491ca <__read_chk@plt+0x15e3df6> │ │ │ │ + blx 164915a <__read_chk@plt+0x15e3d86> │ │ │ │ @ instruction: 0x064a6ab9 │ │ │ │ svcge 0x0038f57f │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmvs r0, {r8, sp} │ │ │ │ @ instruction: 0xf15b4440 │ │ │ │ - @ instruction: 0xf8daf9eb │ │ │ │ + @ instruction: 0xf8daf993 │ │ │ │ smlawbcs sp, r0, r2, r2 │ │ │ │ @ instruction: 0xf13e6850 │ │ │ │ @ instruction: 0xf15bfe9b │ │ │ │ - bvs fef0c8c8 <__read_chk@plt+0xfeea74f4> │ │ │ │ + bvs fef0c6f8 <__read_chk@plt+0xfeea7324> │ │ │ │ @ instruction: 0xf57f05cb │ │ │ │ @ instruction: 0xf8daaf28 │ │ │ │ ldmdavs r8!, {r7, r9, sp} │ │ │ │ - bl 1270ac <__read_chk@plt+0xc1cd8> │ │ │ │ + bl 12703c <__read_chk@plt+0xc1c68> │ │ │ │ ldrsbne r7, [r5], #-34 @ 0xffffffde │ │ │ │ @ instruction: 0xf870f154 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ cmpeq r0, r5, lsr #23 │ │ │ │ mvnvc lr, r1, lsr #20 │ │ │ │ strbmi r6, [r0], #-2192 @ 0xfffff770 │ │ │ │ - @ instruction: 0xf9ccf15b │ │ │ │ + @ instruction: 0xf974f15b │ │ │ │ smlaldeq lr, lr, r8, r7 @ │ │ │ │ svcge 0x0027f53f │ │ │ │ - blx c4922a <__read_chk@plt+0xbe3e56> │ │ │ │ + blx c491ba <__read_chk@plt+0xbe3de6> │ │ │ │ @ instruction: 0xe7226ab9 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmdavs r2, {r4, r5, r9, sl, lr}^ │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ @ instruction: 0xf1541055 │ │ │ │ - bl fea0b0f8 <__read_chk@plt+0xfe9a5d24> │ │ │ │ - bcs 8d8e8 <__read_chk@plt+0x28514> │ │ │ │ + bl fea0b088 <__read_chk@plt+0xfe9a5cb4> │ │ │ │ + bcs 8d878 <__read_chk@plt+0x284a4> │ │ │ │ strcs fp, [r0, #-4056] @ 0xfffff028 │ │ │ │ - blls c460c <__read_chk@plt+0x5f238> │ │ │ │ + blls c459c <__read_chk@plt+0x5f1c8> │ │ │ │ ldmdavc r9, {r0, r2, r3, r4, r7, fp, ip} │ │ │ │ orrsle r2, r2, r0, lsl #18 │ │ │ │ ldmible r0, {r0, r2, r3, r4, r7, r9, lr} │ │ │ │ ldrmi r2, [r8], -r0, lsr #2 │ │ │ │ - b f4af20 <__read_chk@plt+0xee5b4c> │ │ │ │ + b 1d4aeb0 <__read_chk@plt+0x1ce5adc> │ │ │ │ @ instruction: 0xf8dae78b │ │ │ │ smlawbcs sp, r0, r2, r2 │ │ │ │ ldmdavs r2, {fp, ip, pc}^ │ │ │ │ - b d4af30 <__read_chk@plt+0xce5b5c> │ │ │ │ + b 1b4aec0 <__read_chk@plt+0x1ae5aec> │ │ │ │ @ instruction: 0xe77e6aba │ │ │ │ @ instruction: 0x200af9b7 │ │ │ │ @ instruction: 0x600cf9b7 │ │ │ │ - bne fee32fe4 <__read_chk@plt+0xfedcdc10> │ │ │ │ + bne fee32f74 <__read_chk@plt+0xfedcdba0> │ │ │ │ @ instruction: 0xf832f154 │ │ │ │ strmi r3, [r5], -r3, lsl #28 │ │ │ │ addmi r4, r6, #-939524093 @ 0xc8000003 │ │ │ │ sbcsvc lr, r2, #323584 @ 0x4f000 │ │ │ │ andcs fp, r0, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ andls r8, r5, #-268435455 @ 0xf0000001 │ │ │ │ ldmdavc sl, {r8, r9, fp, ip, pc} │ │ │ │ tstle r6, r8, lsr #20 │ │ │ │ - bcs aeb274 <__read_chk@plt+0xa85ea0> │ │ │ │ + bcs aeb204 <__read_chk@plt+0xa85e30> │ │ │ │ ldmvc sl, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a20 │ │ │ │ @ instruction: 0xf8da822a │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ ldmvs r0, {r1, r3, ip} │ │ │ │ strbmi r9, [r0], #-2560 @ 0xfffff600 │ │ │ │ - stc2 1, cr15, [lr], {90} @ 0x5a │ │ │ │ + blx fee49522 <__read_chk@plt+0xfede414e> │ │ │ │ ldrbeq r6, [r1], #2746 @ 0xaba │ │ │ │ bicshi pc, r4, r0, asr #2 │ │ │ │ tstlt fp, r2, lsl #22 │ │ │ │ andsvc r9, sl, r5, lsl #20 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b72120 │ │ │ │ andcs r3, r3, ip │ │ │ │ - blcc 1672a0 <__read_chk@plt+0x101ecc> │ │ │ │ + blcc 167230 <__read_chk@plt+0x101e5c> │ │ │ │ @ instruction: 0xf13e9308 │ │ │ │ strbmi pc, [r6], #-3611 @ 0xfffff1e5 @ │ │ │ │ stmdbls r8, {r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - @ instruction: 0xf9b7fbf5 │ │ │ │ + @ instruction: 0xf9b7fb9d │ │ │ │ @ instruction: 0xf9b7600c │ │ │ │ - bne fed1508c <__read_chk@plt+0xfecafcb8> │ │ │ │ + bne fed1501c <__read_chk@plt+0xfecafc48> │ │ │ │ adcmi r4, sl, #1140850691 @ 0x44000003 │ │ │ │ bicsvc lr, r1, pc, asr #20 │ │ │ │ smlatbcs r0, r8, pc, fp @ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - blls 138cc8 <__read_chk@plt+0xd38f4> │ │ │ │ - blls 943f0 <__read_chk@plt+0x2f01c> │ │ │ │ + blls 138c58 <__read_chk@plt+0xd3884> │ │ │ │ + blls 94380 <__read_chk@plt+0x2efac> │ │ │ │ @ instruction: 0xf67f429d │ │ │ │ - bvs fef38cbc <__read_chk@plt+0xfeed38e8> │ │ │ │ + bvs fef38c4c <__read_chk@plt+0xfeed3878> │ │ │ │ strle r0, [r4, #-1234] @ 0xfffffb2e │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ - blls 12db74 <__read_chk@plt+0xc87a0> │ │ │ │ - bcs aab400 <__read_chk@plt+0xa4602c> │ │ │ │ + blls 12db04 <__read_chk@plt+0xc8730> │ │ │ │ + bcs aab390 <__read_chk@plt+0xa45fbc> │ │ │ │ ldmdbvc sl, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a29 │ │ │ │ @ instruction: 0xf8da8246 │ │ │ │ strtmi r0, [sl], -r0, lsl #5 │ │ │ │ stmvs r0, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf15a4440 │ │ │ │ - bvs fef4bfd8 <__read_chk@plt+0xfeee6c04> │ │ │ │ + bvs fef4be08 <__read_chk@plt+0xfeee6a34> │ │ │ │ @ instruction: 0xf53f04d6 │ │ │ │ ldrbt sl, [r0], sp, ror #29 │ │ │ │ vst1.32 {d6-d7}, [r2 :256], sl │ │ │ │ @ instruction: 0xf5b252c0 │ │ │ │ @ instruction: 0xf0405fc0 │ │ │ │ - blls 1ad708 <__read_chk@plt+0x148334> │ │ │ │ + blls 1ad698 <__read_chk@plt+0x1482c4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8daaeff │ │ │ │ ldmvs r2, {r7, r9, sp} │ │ │ │ andsvs r4, sl, r2, asr #8 │ │ │ │ vst1.64 {d14-d16}, [r2 :256], r8 │ │ │ │ - blls 1a17e4 <__read_chk@plt+0x13c410> │ │ │ │ + blls 1a1774 <__read_chk@plt+0x13c3a0> │ │ │ │ svcpl 0x00c0f5b1 │ │ │ │ usatne pc, #0, pc, asr #17 @ │ │ │ │ @ instruction: 0xf9b7bf0c │ │ │ │ @ instruction: 0xf9b7500c │ │ │ │ subsvs r5, sp, sl │ │ │ │ ldmdapl r9, {r0, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df4608 │ │ │ │ @@ -40783,44 +40755,44 @@ │ │ │ │ svclt 0x000c9808 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ svclt 0x00084281 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ ssateq pc, #17, pc, asr #17 @ │ │ │ │ addmi r4, r1, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ - blcs 8dd38 <__read_chk@plt+0x28964> │ │ │ │ + blcs 8dcc8 <__read_chk@plt+0x288f4> │ │ │ │ msrhi SPSR_sx, r0 │ │ │ │ strcc r9, [r1, #-2820] @ 0xfffff4fc │ │ │ │ pkhtb r6, lr, sp, asr #32 │ │ │ │ stmdals r0, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf154aa0d │ │ │ │ andls pc, r2, r9, lsr #18 │ │ │ │ - blls 139590 <__read_chk@plt+0xd41bc> │ │ │ │ + blls 139520 <__read_chk@plt+0xd414c> │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ addpl pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ @ instruction: 0xf8dfe695 │ │ │ │ stcls 6, cr1, [r0, #-496] @ 0xfffffe10 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ - stcl 7, cr15, [lr], {215} @ 0xd7 │ │ │ │ + stc 7, cr15, [r6, #-860] @ 0xfffffca4 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x2120815c │ │ │ │ @ instruction: 0xff5af13d │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr9, cr15, {1} │ │ │ │ @ instruction: 0x165cf8df │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - ldc 7, cr15, [lr], #860 @ 0x35c │ │ │ │ + ldcl 7, cr15, [r6], #860 @ 0x35c │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r0, #-1073741800 @ 0xc0000018 │ │ │ │ - bls a9240 <__read_chk@plt+0x43e6c> │ │ │ │ + bls a91d0 <__read_chk@plt+0x43dfc> │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ - blx 1449712 <__read_chk@plt+0x13e433e> │ │ │ │ + blx ffe496a0 <__read_chk@plt+0xffde42cc> │ │ │ │ eorvc r2, sl, r0, lsr #4 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf00042ba │ │ │ │ strtmi r8, [r8], -r3, lsr #4 │ │ │ │ stc2l 1, cr15, [r2], #244 @ 0xf4 │ │ │ │ @ instruction: 0xf04f4606 │ │ │ │ stmdals r0, {r8, r9} │ │ │ │ @@ -40841,15 +40813,15 @@ │ │ │ │ eorvc r0, sl, r0, lsl #6 │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ rsbsvc r7, r3, r5, ror r8 │ │ │ │ addeq pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xc00af9b7 │ │ │ │ strbtmi r6, [r1], #-2176 @ 0xfffff780 │ │ │ │ @ instruction: 0xf15a4440 │ │ │ │ - rsbsvc pc, r5, r5, lsl fp @ │ │ │ │ + ldrhtvc pc, [r5], #-173 @ 0xffffff53 @ │ │ │ │ @ instruction: 0xf8da6939 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ addmi r5, r1, #26 │ │ │ │ adchi pc, fp, #0 │ │ │ │ andspl pc, r9, r2, lsl #10 │ │ │ │ addmi r3, r1, #20 │ │ │ │ adchi pc, r5, #0 │ │ │ │ @@ -40878,28 +40850,28 @@ │ │ │ │ @ instruction: 0xf8df7075 │ │ │ │ @ instruction: 0x46056550 │ │ │ │ @ instruction: 0x4630447e │ │ │ │ mrc2 1, 6, pc, cr6, cr3, {2} │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b71e82 │ │ │ │ stmdavs r9, {r1, r3}^ │ │ │ │ - bne 2d3fd4 <__read_chk@plt+0x26ec00> │ │ │ │ + bne 2d3f64 <__read_chk@plt+0x26eb90> │ │ │ │ @ instruction: 0xf0c0428a │ │ │ │ - blge 3edf04 <__read_chk@plt+0x388b30> │ │ │ │ + blge 3ede94 <__read_chk@plt+0x388ac0> │ │ │ │ ldrmi r9, [sl], -r5, lsl #16 │ │ │ │ @ instruction: 0xf1549308 │ │ │ │ andls pc, r2, sp, ror #16 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r6, {r2, r4, r5, r8, r9, pc} │ │ │ │ andvc r2, r2, r0, lsl #4 │ │ │ │ @ instruction: 0xf8da9a05 │ │ │ │ stmvs r8, {r7, r9, ip} │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ strtmi r4, [r9], #-1088 @ 0xfffffbc0 │ │ │ │ - blx fecc984c <__read_chk@plt+0xfec64478> │ │ │ │ + blx 16c97dc <__read_chk@plt+0x1664408> │ │ │ │ andsvc r9, lr, r2, lsl #22 │ │ │ │ stmdals r5, {r0, r2, r3, r4, r6, r8, sp} │ │ │ │ mrc2 1, 4, pc, cr14, cr13, {1} │ │ │ │ ldrbne pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0x4606693a │ │ │ │ mvnspl pc, r1, lsl #10 │ │ │ │ addmi r3, sl, #12, 2 │ │ │ │ @@ -40922,203 +40894,203 @@ │ │ │ │ @ instruction: 0xf04f7873 │ │ │ │ rsbsvc r0, r1, r0, lsl #2 │ │ │ │ movwls r4, #22066 @ 0x5632 │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ @ instruction: 0xf15a4429 │ │ │ │ - @ instruction: 0x1c6bfa73 │ │ │ │ - bls 1dec38 <__read_chk@plt+0x179864> │ │ │ │ + @ instruction: 0x1c6bfa1b │ │ │ │ + bls 1debc8 <__read_chk@plt+0x1797f4> │ │ │ │ svccs 0x0001f805 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ ldmdavs r0, {r1, r3, r8, ip, pc}^ │ │ │ │ @ instruction: 0x0c01eb03 │ │ │ │ strmi r9, [r1], -r9 │ │ │ │ andeq pc, r2, ip, lsl #2 │ │ │ │ vsubl.s8 q10, d16, d8 │ │ │ │ stmdbls r9, {r0, r1, r6, r8, pc} │ │ │ │ @ instruction: 0xf6bf458c │ │ │ │ stmdavc sl!, {r0, r1, r3, r5, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bls 2f89a8 <__read_chk@plt+0x2935d4> │ │ │ │ + bls 2f8938 <__read_chk@plt+0x293564> │ │ │ │ movwls r4, #1576 @ 0x628 │ │ │ │ - blls 313ee4 <__read_chk@plt+0x2aeb10> │ │ │ │ - bne ff2f3bc4 <__read_chk@plt+0xff28e7f0> │ │ │ │ + blls 313e74 <__read_chk@plt+0x2aeaa0> │ │ │ │ + bne ff2f3b54 <__read_chk@plt+0xff28e780> │ │ │ │ @ instruction: 0xfffaf153 │ │ │ │ andls r9, r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r6, {r3, r7, r8, r9, pc} │ │ │ │ andvc r2, r1, r0, lsl #2 │ │ │ │ strmi r4, [r5], -sl, lsr #12 │ │ │ │ @ instruction: 0xf8da9605 │ │ │ │ stmvs r8, {r7, r9, ip} │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ ldrmi r4, [r9], #-1088 @ 0xfffffbc0 │ │ │ │ - blx f49938 <__read_chk@plt+0xee4564> │ │ │ │ + @ instruction: 0xf9e2f15a │ │ │ │ @ instruction: 0xf8da702e │ │ │ │ str r2, [r5, #-640] @ 0xfffffd80 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf47f42ba │ │ │ │ @ instruction: 0xf0a7ae27 │ │ │ │ strt pc, [r3], -r1, lsl #18 │ │ │ │ @ instruction: 0xf8f6f0a7 │ │ │ │ strbmi lr, [fp], -sp, ror #12 │ │ │ │ - blvs fe75ec68 <__read_chk@plt+0xfe6f9894> │ │ │ │ + blvs fe75ebf8 <__read_chk@plt+0xfe6f9824> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf0a7e456 │ │ │ │ @ instruction: 0xf8daf8f5 │ │ │ │ - strbt r2, [pc], #640 @ 8d404 <__read_chk@plt+0x28030> │ │ │ │ - blls df7e8 <__read_chk@plt+0x7a414> │ │ │ │ + strbt r2, [pc], #640 @ 8d394 <__read_chk@plt+0x27fc0> │ │ │ │ + blls df778 <__read_chk@plt+0x7a3a4> │ │ │ │ addmi r5, r1, #24, 16 @ 0x180000 │ │ │ │ stcge 4, cr15, [r7, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ @ instruction: 0xf47f2903 │ │ │ │ str sl, [r0, #-3727]! @ 0xfffff171 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ strbmi r6, [r0], #-2192 @ 0xfffff770 │ │ │ │ - @ instruction: 0xff78f15a │ │ │ │ + @ instruction: 0xff20f15a │ │ │ │ ldmibmi r0!, {r2, r6, r7, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - bl 1b4b390 <__read_chk@plt+0x1ae5fbc> │ │ │ │ + bl fe94b320 <__read_chk@plt+0xfe8e5f4c> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldr sl, [sl, #-3740] @ 0xfffff164 │ │ │ │ ldrtmi r9, [r1], -r0, lsl #16 │ │ │ │ @ instruction: 0xf153aa0d │ │ │ │ andls pc, r2, fp, lsr #31 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r2, {r0, r3, r4, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ andcs r9, r0, #1342177280 @ 0x50000000 │ │ │ │ ldrb r7, [r3, #2] │ │ │ │ ldrtmi r4, [r0], -r5, ror #19 │ │ │ │ @ instruction: 0xf7d74479 │ │ │ │ - stmdacs r0, {r2, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr5, cr15, {3} │ │ │ │ ldmdbvc sl, {r0, r1, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2a20 │ │ │ │ stmibmi r0!, {r1, r4, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ andcs r1, r6, #6016 @ 0x1780 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - mcr 7, 1, pc, cr4, cr6, {6} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr12, cr6, {6} │ │ │ │ ldmibmi sp, {r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldrtmi r2, [r0], -r6, lsl #4 │ │ │ │ @ instruction: 0xf7d64479 │ │ │ │ - cmplt r0, lr, lsl lr │ │ │ │ + cmplt r0, r6, asr lr │ │ │ │ @ instruction: 0x463049da │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr6, {6} │ │ │ │ + mcr 7, 2, pc, cr14, cr6, {6} @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8daadba │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ ldmvs r0, {r1, r3, ip} │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ strbmi r2, [r0], #-527 @ 0xfffffdf1 │ │ │ │ - @ instruction: 0xff30f15a │ │ │ │ + mrc2 1, 6, pc, cr8, cr10, {2} │ │ │ │ tstcs r3, r0, lsl #16 │ │ │ │ - blx feec9a2e <__read_chk@plt+0xfee6465a> │ │ │ │ + blx 18c99be <__read_chk@plt+0x18645ea> │ │ │ │ ldrbeq r6, [r0], #2746 @ 0xaba │ │ │ │ @ instruction: 0xf8dbd404 │ │ │ │ adcsmi r2, sl, #0 │ │ │ │ movthi pc, #20480 @ 0x5000 @ │ │ │ │ tstcs r3, r0, lsl #22 │ │ │ │ @ instruction: 0xf15b1858 │ │ │ │ - bhi feecc388 <__read_chk@plt+0xfee66fb4> │ │ │ │ + bhi feecc1b8 <__read_chk@plt+0xfee66de4> │ │ │ │ @ instruction: 0xf99cf0a6 │ │ │ │ - bhi fee9ecfc <__read_chk@plt+0xfee39928> │ │ │ │ + bhi fee9ec8c <__read_chk@plt+0xfee398b8> │ │ │ │ @ instruction: 0xf998f0a6 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xff3ef150 │ │ │ │ cmplt r8, r0, lsl r0 │ │ │ │ ldc2l 0, cr15, [ip], #-668 @ 0xfffffd64 │ │ │ │ andls r2, pc, r0, lsl #2 │ │ │ │ @ instruction: 0xf1509810 │ │ │ │ ldmdage r0, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xff50f150 │ │ │ │ tstcs r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf15b1d98 │ │ │ │ - stmdals pc, {r0, r1, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r0, r1, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ tstcs r0, r8, lsr #2 │ │ │ │ @ instruction: 0xff70f150 │ │ │ │ @ instruction: 0xf150a80f │ │ │ │ - blls cd230 <__read_chk@plt+0x67e5c> │ │ │ │ + blls cd1c0 <__read_chk@plt+0x67dec> │ │ │ │ andeq pc, sl, r3, lsl #2 │ │ │ │ - blx 1cc9a9a <__read_chk@plt+0x1c646c6> │ │ │ │ + blx 6c9a2a <__read_chk@plt+0x664656> │ │ │ │ ldmibvc sl, {r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2a20 │ │ │ │ ldmibvc sl, {r1, r2, r4, r5, r7, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2a20 │ │ │ │ ldmibmi r0!, {r1, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ andcs r3, r6, #8, 6 @ 0x20000000 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xf7d69300 │ │ │ │ - ldrhlt lr, [r8, #-222]! @ 0xffffff22 │ │ │ │ + ldrshlt lr, [r8, #-214]! @ 0xffffff2a │ │ │ │ andcs r4, r6, #172, 18 @ 0x2b0000 │ │ │ │ ldrbtmi r9, [r9], #-2048 @ 0xfffff800 │ │ │ │ - ldc 7, cr15, [r6, #856]! @ 0x358 │ │ │ │ + stcl 7, cr15, [lr, #856]! @ 0x358 │ │ │ │ stmibmi sl!, {r6, r8, ip, sp, pc} │ │ │ │ stmdals r0, {r1, r2, r9, sp} │ │ │ │ @ instruction: 0xf7d64479 │ │ │ │ - stmdacs r0, {r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [r9, #508] @ 0x1fc │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmvs r0, {r0, r4, r5, r9, sl, lr} │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ strbmi r2, [r0], #-527 @ 0xfffffdf1 │ │ │ │ - mcr2 1, 6, pc, cr10, cr10, {2} @ │ │ │ │ + mrc2 1, 3, pc, cr2, cr10, {2} │ │ │ │ tstcs r3, r8, lsr #12 │ │ │ │ - blx 1549afa <__read_chk@plt+0x14e4726> │ │ │ │ + blx fff49a88 <__read_chk@plt+0xffee46b4> │ │ │ │ ldrbeq r6, [r3], #2746 @ 0xaba │ │ │ │ @ instruction: 0xf8dbd504 │ │ │ │ adcsmi r2, sl, #0 │ │ │ │ sbchi pc, r8, #0 │ │ │ │ tstcs r3, r2, lsl #22 │ │ │ │ @ instruction: 0xf15b1d98 │ │ │ │ - bhi feecc2bc <__read_chk@plt+0xfee66ee8> │ │ │ │ + bhi feecc0ec <__read_chk@plt+0xfee66d18> │ │ │ │ @ instruction: 0xf936f0a6 │ │ │ │ - bhi fee9edc4 <__read_chk@plt+0xfee399f0> │ │ │ │ + bhi fee9ed54 <__read_chk@plt+0xfee39980> │ │ │ │ @ instruction: 0xf932f0a6 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ mrc2 1, 6, pc, cr8, cr0, {2} │ │ │ │ cmplt r8, r0, lsl r0 │ │ │ │ ldc2 0, cr15, [r6], {167} @ 0xa7 │ │ │ │ andls r2, pc, r0, lsl #2 │ │ │ │ @ instruction: 0xf1509810 │ │ │ │ ldmdage r0, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcr2 1, 7, pc, cr10, cr0, {2} @ │ │ │ │ tstcs r4, r2, lsl #22 │ │ │ │ andeq pc, r9, r3, lsl #2 │ │ │ │ - blx ac9b4e <__read_chk@plt+0xa6477a> │ │ │ │ + blx ff4c9adc <__read_chk@plt+0xff464708> │ │ │ │ @ instruction: 0xb128980f │ │ │ │ @ instruction: 0xf1502100 │ │ │ │ stmdage pc, {r0, r3, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ mrc2 1, 6, pc, cr12, cr0, {2} │ │ │ │ @ instruction: 0xf1039b02 │ │ │ │ @ instruction: 0xf15b000d │ │ │ │ - ldrb pc, [r0], #-2825 @ 0xfffff4f7 @ │ │ │ │ + ldrb pc, [r0], #-2737 @ 0xfffff54f @ │ │ │ │ @ instruction: 0xfff4f0a6 │ │ │ │ @ instruction: 0xf0a6e5d9 │ │ │ │ @ instruction: 0xf9b7ffe9 │ │ │ │ strb r6, [r2, #-12] │ │ │ │ @ instruction: 0x4628497f │ │ │ │ ldrbtmi r9, [r9], #-779 @ 0xfffffcf5 │ │ │ │ - b 1ecb574 <__read_chk@plt+0x1e661a0> │ │ │ │ + b feccb504 <__read_chk@plt+0xfec66130> │ │ │ │ stmdacs r0, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr7, cr15, {1} │ │ │ │ @ instruction: 0xf04f462a │ │ │ │ ldmvc r5!, {r8}^ │ │ │ │ @ instruction: 0xf8da70f1 │ │ │ │ stmvs r8, {r7, r9, ip} │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ ldrmi r4, [r9], #-1088 @ 0xfffffbc0 │ │ │ │ - @ instruction: 0xf904f15a │ │ │ │ + @ instruction: 0xf8acf15a │ │ │ │ stmdals r7, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ svcpl 0x0003f803 │ │ │ │ movwls r6, #22841 @ 0x5939 │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ - blx feccb64c <__read_chk@plt+0xfec66278> │ │ │ │ + blx feccb5dc <__read_chk@plt+0xfec66208> │ │ │ │ andls r4, pc, r5, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0a781e0 │ │ │ │ andls pc, lr, r9, asr #23 │ │ │ │ stmdals pc, {r3, r4, r8, ip, sp, pc} @ │ │ │ │ @ instruction: 0xf1502100 │ │ │ │ stmdage pc, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @@ -41127,37 +41099,37 @@ │ │ │ │ ldrbcs pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0xf5026939 │ │ │ │ andcc r5, ip, #805306383 @ 0x3000000f │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ ldmvc r5!, {r2, r4, r5, r6, r7, r8, pc}^ │ │ │ │ stmdals r0, {r9, sp} │ │ │ │ @ instruction: 0xf15370f2 │ │ │ │ - bmi 188ca08 <__read_chk@plt+0x1827634> │ │ │ │ + bmi 188c998 <__read_chk@plt+0x18275c4> │ │ │ │ @ instruction: 0x460570f5 │ │ │ │ andls r4, r2, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf1534610 │ │ │ │ @ instruction: 0xf8dafcd5 │ │ │ │ @ instruction: 0xf9b71280 │ │ │ │ stmdacc r2, {r1, r3, lr, pc} │ │ │ │ stmdavs r9, {r1, r9, fp, ip, pc}^ │ │ │ │ - bl fe8d43d8 <__read_chk@plt+0xfe86f004> │ │ │ │ + bl fe8d4368 <__read_chk@plt+0xfe86ef94> │ │ │ │ addmi r0, r8, #12, 2 │ │ │ │ bicshi pc, r4, r0, asr #1 │ │ │ │ stmdals r5, {r3, r9, fp, ip, pc} │ │ │ │ mcr2 1, 3, pc, cr12, cr3, {2} @ │ │ │ │ andls r4, r2, r6, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r2, r3, r4, r6, r7, r8, pc} │ │ │ │ andvc r2, r2, r0, lsl #4 │ │ │ │ @ instruction: 0xf8da9a05 │ │ │ │ movwls r1, #41600 @ 0xa280 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ @ instruction: 0xf15a4429 │ │ │ │ - blls 34b9a0 <__read_chk@plt+0x2e65cc> │ │ │ │ + blls 34b7d0 <__read_chk@plt+0x2e63fc> │ │ │ │ cmpcs sp, r3, lsr r0 │ │ │ │ @ instruction: 0xf13d9805 │ │ │ │ @ instruction: 0xf8dafc9b │ │ │ │ ldmdbvs r9!, {r2, r4, r6, r7, r8, sl, sp} │ │ │ │ @ instruction: 0xf5024605 │ │ │ │ andcc r5, ip, #805306383 @ 0x3000000f │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ @@ -41173,112 +41145,112 @@ │ │ │ │ strmi r9, [r6], -r0, lsl #18 │ │ │ │ @ instruction: 0xf8da7029 │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ ldmdavs r3, {r1, r3}^ │ │ │ │ addsmi r4, r8, #48, 8 @ 0x30000000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ smlatbls r5, r8, pc, fp @ │ │ │ │ - blge 13cb248 <__read_chk@plt+0x1365e74> │ │ │ │ + blge 13cb1d8 <__read_chk@plt+0x1365e04> │ │ │ │ rsbvc r7, fp, sl, ror #16 │ │ │ │ strtmi r9, [sl], -r5, lsl #4 │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ @ instruction: 0xf15a4431 │ │ │ │ - bls 20b924 <__read_chk@plt+0x1a6550> │ │ │ │ + bls 20b754 <__read_chk@plt+0x1a6380> │ │ │ │ svccs 0x0001f805 │ │ │ │ @ instruction: 0xf8da1c73 │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ tstls sl, sl │ │ │ │ @ instruction: 0x0c01eb03 │ │ │ │ tstls r9, r1, asr r8 │ │ │ │ - bmi 9c6f88 <__read_chk@plt+0x961bb4> │ │ │ │ + bmi 9c6f18 <__read_chk@plt+0x961b44> │ │ │ │ ldmdavs r0, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ stmdacs r0, {r1, r2, r3, r9, sp} │ │ │ │ teqphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ tstcs r0, r8, asr #18 │ │ │ │ - blx fe3c9a9c <__read_chk@plt+0xfe3646c8> │ │ │ │ + blx fe3c9a2c <__read_chk@plt+0xfe364658> │ │ │ │ andsls r4, r0, r2, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf9b781d5 │ │ │ │ tstcs r0, r6, lsl r0 │ │ │ │ svclt 0x0000e037 │ │ │ │ - eorseq r1, r9, r4, ror #24 │ │ │ │ - eorseq r1, r9, r0, ror #24 │ │ │ │ + ldrsbteq r1, [r9], -r4 │ │ │ │ + ldrsbteq r1, [r9], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, pc, r8, lsl #9 │ │ │ │ - eorseq r1, r9, sl, ror sl │ │ │ │ - andseq r5, ip, r4, lsl #3 │ │ │ │ + ldrshteq r0, [pc], -r8 │ │ │ │ + eorseq r1, r9, sl, ror #21 │ │ │ │ + mulseq ip, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000cb4 │ │ │ │ andeq r6, r0, r5, lsr r6 │ │ │ │ andeq r0, r0, sp, asr #27 │ │ │ │ - ldrdeq r8, [sl], -r8 @ │ │ │ │ - andseq r4, ip, r2, asr #28 │ │ │ │ - andseq r4, ip, r0, lsr sp │ │ │ │ - andeq r1, r0, ip, asr #10 │ │ │ │ - andseq r5, ip, lr, ror #10 │ │ │ │ - andseq r4, ip, r0, ror #22 │ │ │ │ - andseq r4, ip, r2, lsr #28 │ │ │ │ - andseq r4, ip, ip, lsl #28 │ │ │ │ - andseq r4, ip, r2, asr lr │ │ │ │ + eoreq r8, sl, ip, ror #25 │ │ │ │ andseq r4, ip, r6, asr sp │ │ │ │ - andseq r4, ip, lr, lsr sp │ │ │ │ - andseq r4, ip, r4, lsl #27 │ │ │ │ - andseq r4, ip, r2, asr #19 │ │ │ │ - andseq r4, ip, ip, lsr r9 │ │ │ │ - eorseq pc, lr, r4, ror #18 │ │ │ │ + andseq r4, ip, r4, asr #24 │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + andseq r5, ip, r2, lsl #9 │ │ │ │ + andseq r4, ip, r4, ror sl │ │ │ │ + andseq r4, ip, r6, lsr sp │ │ │ │ + andseq r4, ip, r0, lsr #26 │ │ │ │ + andseq r4, ip, r6, ror #26 │ │ │ │ + andseq r4, ip, sl, ror #24 │ │ │ │ + andseq r4, ip, r2, asr ip │ │ │ │ + mulseq ip, r8, ip │ │ │ │ + @ instruction: 0x001c48d6 │ │ │ │ + andseq r4, ip, r0, asr r8 │ │ │ │ + ldrsbteq pc, [lr], -r4 @ │ │ │ │ tstcc r1, r2, asr r9 │ │ │ │ addmi fp, r8, #-2147483626 @ 0x80000016 │ │ │ │ ldmvs r0, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ stmdavc r1, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmvs r1, {r0, r3, r5, r8, ip, sp, pc}^ │ │ │ │ stmdavc sl, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bls 46de50 <__read_chk@plt+0x408a7c> │ │ │ │ + bls 46dde0 <__read_chk@plt+0x408a0c> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf0a780e3 │ │ │ │ ldrdcs pc, [r0, -r7] │ │ │ │ stmdals pc, {r1, r2, r3, ip, pc} @ │ │ │ │ ldc2l 1, cr15, [r8, #320] @ 0x140 │ │ │ │ @ instruction: 0xf150a80f │ │ │ │ - bls 4ccf00 <__read_chk@plt+0x467b2c> │ │ │ │ + bls 4cce90 <__read_chk@plt+0x467abc> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdavc r5!, {r0, r2, r4, r6, r7, pc}^ │ │ │ │ stmdals r0, {r9, sp} │ │ │ │ @ instruction: 0xf1537072 │ │ │ │ ldrshtvc pc, [r5], #-179 @ 0xffffff4d @ │ │ │ │ @ instruction: 0x46054ebd │ │ │ │ @ instruction: 0x4630447e │ │ │ │ - blx ffbc9dc2 <__read_chk@plt+0xffb649ee> │ │ │ │ + blx ffbc9d52 <__read_chk@plt+0xffb6497e> │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b71e82 │ │ │ │ stmdavs r9, {r1, r3}^ │ │ │ │ - bne 2d45a8 <__read_chk@plt+0x26f1d4> │ │ │ │ + bne 2d4538 <__read_chk@plt+0x26f164> │ │ │ │ cmple pc, #-1610612728 @ 0xa0000008 │ │ │ │ stmdals r5, {r0, r2, r3, r8, r9, fp, sp, pc} │ │ │ │ movwls r4, #34330 @ 0x861a │ │ │ │ stc2 1, cr15, [r4, #332] @ 0x14c │ │ │ │ stmdacs r0, {r1, ip, pc} │ │ │ │ adchi pc, r7, r0 │ │ │ │ andcs r7, r0, #393216 @ 0x60000 │ │ │ │ - bls 1e98ac <__read_chk@plt+0x1844d8> │ │ │ │ + bls 1e983c <__read_chk@plt+0x184468> │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ @ instruction: 0xf1594429 │ │ │ │ - blls 14d7d4 <__read_chk@plt+0xe8400> │ │ │ │ + blls 14d604 <__read_chk@plt+0xe8230> │ │ │ │ stmdals r5, {r1, r2, r3, r4, ip, sp, lr} │ │ │ │ @ instruction: 0xf13d215d │ │ │ │ @ instruction: 0x4606fbb5 │ │ │ │ stmdacs r0, {r1, r2, r3, fp, ip, pc} │ │ │ │ stcge 4, cr15, [r0, #-508]! @ 0xfffffe04 │ │ │ │ - blls 306d60 <__read_chk@plt+0x2a198c> │ │ │ │ + blls 306cf0 <__read_chk@plt+0x2a191c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf0a6ad21 │ │ │ │ ldr pc, [sp, #-3719] @ 0xfffff179 │ │ │ │ @ instruction: 0xf1534630 │ │ │ │ vdupne.16 d17, pc │ │ │ │ @ instruction: 0xf89ae4e7 │ │ │ │ strbeq r1, [r8, -fp, lsr #2] │ │ │ │ @@ -41292,23 +41264,23 @@ │ │ │ │ ldrt pc, [fp], #2089 @ 0x829 @ │ │ │ │ msrne CPSR_fxc, sl @ │ │ │ │ strle r0, [fp, #-1865] @ 0xfffff8b7 │ │ │ │ ldrbtmi r4, [r9], #-2452 @ 0xfffff66c │ │ │ │ stmdbcs r0, {r0, r3, r6, fp, sp, lr} │ │ │ │ adcshi pc, pc, r0, asr #32 │ │ │ │ tstlt r9, r1, asr r9 │ │ │ │ - bcs a8970 <__read_chk@plt+0x4359c> │ │ │ │ + bcs a8900 <__read_chk@plt+0x4352c> │ │ │ │ stclge 4, cr15, [ip], #508 @ 0x1fc │ │ │ │ @ instruction: 0xf832f0a7 │ │ │ │ @ instruction: 0xf8dae4e8 │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ ldmvs r0, {r1, r3, ip} │ │ │ │ - bls 1de9e4 <__read_chk@plt+0x179610> │ │ │ │ + bls 1de974 <__read_chk@plt+0x1795a0> │ │ │ │ @ instruction: 0xf1594440 │ │ │ │ - strb pc, [pc], #3967 @ 8d948 <__read_chk@plt+0x28574> @ │ │ │ │ + strb pc, [pc], #3879 @ 8d8d8 <__read_chk@plt+0x28504> @ │ │ │ │ @ instruction: 0xf1534630 │ │ │ │ @ instruction: 0x1e81fb7f │ │ │ │ ldmdbvs r8!, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ mrc2 0, 1, pc, cr4, cr15, {5} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf0a6ac88 │ │ │ │ andls pc, pc, r3, lsr fp @ │ │ │ │ @@ -41322,15 +41294,15 @@ │ │ │ │ @ instruction: 0x53acf8da │ │ │ │ movwcc lr, #63949 @ 0xf9cd │ │ │ │ tstlt sp, #939524096 @ 0x38000000 │ │ │ │ @ instruction: 0x0016f9b7 │ │ │ │ and r4, r2, sl, lsl r6 │ │ │ │ andcc r6, r1, #11337728 @ 0xad0000 │ │ │ │ addsmi fp, r0, #1073741881 @ 0x40000039 │ │ │ │ - bmi 1d82188 <__read_chk@plt+0x1d1cdb4> │ │ │ │ + bmi 1d82118 <__read_chk@plt+0x1d1cd44> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cmple fp, r0, lsl #20 │ │ │ │ tstcs r0, r8, asr #18 │ │ │ │ @ instruction: 0xf982f0c0 │ │ │ │ andsls r4, r0, r2, lsl #12 │ │ │ │ stmdavs r8!, {r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ stmdavc r1, {r3, r4, r8, ip, sp, pc} │ │ │ │ @@ -41338,27 +41310,27 @@ │ │ │ │ stmdavs r8!, {r1, r2, r3, r7, pc} │ │ │ │ stmdavc r1, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ ldmdage r0, {r0, r1, r5, r7, pc} │ │ │ │ @ instruction: 0xff74f0ba │ │ │ │ andcs r7, r0, #7667712 @ 0x750000 │ │ │ │ rsbsvc r9, r2, r0, lsl #16 │ │ │ │ - blx e49f2e <__read_chk@plt+0xde4b5a> │ │ │ │ + blx e49ebe <__read_chk@plt+0xde4aea> │ │ │ │ mcrmi 0, 3, r7, cr3, cr5, {3} │ │ │ │ ldrbtmi r4, [lr], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf8dae741 │ │ │ │ @ instruction: 0xf9b72280 │ │ │ │ ldmvs r0, {r1, r3, ip} │ │ │ │ - bls 1dea9c <__read_chk@plt+0x1796c8> │ │ │ │ + bls 1dea2c <__read_chk@plt+0x179658> │ │ │ │ @ instruction: 0xf1594440 │ │ │ │ - ldrb pc, [ip, -r3, lsr #30] @ │ │ │ │ + ldrb pc, [ip, -fp, asr #29] @ │ │ │ │ strb r6, [r8], r8, asr #19 │ │ │ │ @ instruction: 0xf0baa810 │ │ │ │ @ instruction: 0xe726ff59 │ │ │ │ - blcs b4634 <__read_chk@plt+0x4f260> │ │ │ │ + blcs b45c4 <__read_chk@plt+0x4f1f0> │ │ │ │ mcrge 4, 4, pc, cr5, cr15, {1} @ │ │ │ │ stc2l 0, cr15, [r8, #664]! @ 0x298 │ │ │ │ ldmdbvs r8!, {r0, r7, r9, sl, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [r0, #764] @ 0x2fc │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf0a6ae25 │ │ │ │ andls pc, pc, pc, asr #21 │ │ │ │ @@ -41385,82 +41357,82 @@ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf0a6ae02 │ │ │ │ ldrb pc, [lr, #3947]! @ 0xf6b @ │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0x100af9b7 │ │ │ │ strtmi r6, [r9], #-2192 @ 0xfffff770 │ │ │ │ strbmi r9, [r0], #-2565 @ 0xfffff5fb │ │ │ │ - mrc2 1, 6, pc, cr4, cr9, {2} │ │ │ │ + mrc2 1, 3, pc, cr12, cr9, {2} │ │ │ │ ldmibvs r1, {r0, r1, r2, r5, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ ldcvs 15, cr10, [r2], {67} @ 0x43 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ ldr sl, [sp, -fp, lsr #24]! │ │ │ │ stmdbcs r0, {r0, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ svcge 0x0027f43f │ │ │ │ - bcs a8d04 <__read_chk@plt+0x43930> │ │ │ │ - blge ff94acbc <__read_chk@plt+0xff8e58e8> │ │ │ │ + bcs a8c94 <__read_chk@plt+0x438c0> │ │ │ │ + blge ff94ac4c <__read_chk@plt+0xff8e5878> │ │ │ │ @ instruction: 0xf8dae721 │ │ │ │ strtmi r1, [sl], -r0, lsl #5 │ │ │ │ @ instruction: 0xf9b76888 │ │ │ │ strbmi r1, [r0], #-10 │ │ │ │ @ instruction: 0xf1594419 │ │ │ │ - @ instruction: 0xf8dafeb7 │ │ │ │ + @ instruction: 0xf8dafe5f │ │ │ │ @ instruction: 0xf7ff2280 │ │ │ │ smlabbcs r0, r3, r9, fp │ │ │ │ stc2l 1, cr15, [r0, #12] │ │ │ │ cmnlt r0, pc │ │ │ │ @ instruction: 0xf982f0a7 │ │ │ │ andls r2, lr, r0, lsl #2 │ │ │ │ @ instruction: 0xf150980f │ │ │ │ stmdage pc, {r0, r1, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ mrrc2 1, 5, pc, r6, cr0 @ │ │ │ │ - bcs b4340 <__read_chk@plt+0x4ef6c> │ │ │ │ + bcs b42d0 <__read_chk@plt+0x4eefc> │ │ │ │ svcge 0x0065f47f │ │ │ │ stmdavs r8!, {r1, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdacs r0, {r4, r9, fp, ip, pc} │ │ │ │ stmdavc r1, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r4, r0, lsl #18 │ │ │ │ @ instruction: 0xf1032100 │ │ │ │ andls pc, pc, r5, lsr #27 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0a6e7ec │ │ │ │ movwcs pc, #7513 @ 0x1d59 @ │ │ │ │ str r9, [r3, #777]! @ 0x309 │ │ │ │ ldc2l 0, cr15, [ip, #-664] @ 0xfffffd68 │ │ │ │ @ instruction: 0xf7d6e534 │ │ │ │ - @ instruction: 0xf0a6ef44 │ │ │ │ + @ instruction: 0xf0a6ef7c │ │ │ │ movwcs pc, #7503 @ 0x1d4f @ │ │ │ │ @ instruction: 0xf7ff9309 │ │ │ │ @ instruction: 0xf150bb98 │ │ │ │ andls pc, pc, r3, lsl ip @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe680ae78 │ │ │ │ - bcs b4390 <__read_chk@plt+0x4efbc> │ │ │ │ + bcs b4320 <__read_chk@plt+0x4ef4c> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr3, cr15, {3} │ │ │ │ @ instruction: 0xf0a6e67f │ │ │ │ ldrt pc, [r7], #3397 @ 0xd45 @ │ │ │ │ - andseq r4, ip, ip, asr r7 │ │ │ │ - ldrshteq pc, [lr], -r8 @ │ │ │ │ - ldrsbteq pc, [lr], -r2 @ │ │ │ │ - eorseq pc, lr, r8, asr #14 │ │ │ │ - andseq r4, ip, r2, ror #11 │ │ │ │ + andseq r4, ip, r0, ror r6 │ │ │ │ + eorseq pc, lr, r8, ror #16 │ │ │ │ + eorseq pc, lr, r2, asr #16 │ │ │ │ + ldrhteq pc, [lr], -r8 @ │ │ │ │ + @ instruction: 0x001c44f6 │ │ │ │ andcs r4, r0, #9216 @ 0x2400 │ │ │ │ ldrbtmi r4, [fp], #-2057 @ 0xfffff7f7 │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ stmvs r9, {r3, r4, fp, ip, lr} │ │ │ │ @ instruction: 0xf5006800 │ │ │ │ @ instruction: 0xf89c5c40 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88c0310 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ svclt 0x0000b835 │ │ │ │ - eorseq r0, r9, sl, lsl #26 │ │ │ │ + eorseq r0, r9, sl, ror sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq pc, lr, sl, ror #10 │ │ │ │ + ldrsbteq pc, [lr], -sl @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r7], -r8, lsl #13 │ │ │ │ stmdavs r5, {r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stmdavs r8!, {r0, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ @@ -41468,108 +41440,108 @@ │ │ │ │ @ instruction: 0xf8dfb1e1 │ │ │ │ strcs r9, [r0], -r4, rrx │ │ │ │ @ instruction: 0x464944f9 │ │ │ │ @ instruction: 0xf1502203 │ │ │ │ stmdavs fp!, {r0, r1, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdblt r0, {r0, r6, r9, sl, lr} │ │ │ │ ldrmi r3, [r8], -r3, lsl #6 │ │ │ │ - blx 1fca128 <__read_chk@plt+0x1f64d54> │ │ │ │ + blx 1fca0b8 <__read_chk@plt+0x1f64ce4> │ │ │ │ @ instruction: 0xf854b1d8 │ │ │ │ strcc r0, [r1], -r4, lsl #30 │ │ │ │ stmdacs r0, {r0, r2, r5, r9, sl, lr} │ │ │ │ pop {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf1b883f8 │ │ │ │ andsle r0, r4, r0, lsl #30 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ stmdavs fp!, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ eorvs r3, fp, r4, lsl #8 │ │ │ │ strtmi r3, [r5], -r1, lsl #12 │ │ │ │ - blcs a7ca0 <__read_chk@plt+0x428cc> │ │ │ │ + blcs a7c30 <__read_chk@plt+0x4285c> │ │ │ │ ldrshteq sp, [r1], r7 │ │ │ │ pop {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf15c43f8 │ │ │ │ - @ instruction: 0x4628be51 │ │ │ │ - @ instruction: 0xf808f15c │ │ │ │ + @ instruction: 0x4628bdf9 │ │ │ │ + @ instruction: 0xffb0f15b │ │ │ │ strbmi lr, [r6], -sp, ror #15 │ │ │ │ svclt 0x0000e7f3 │ │ │ │ - andseq r2, ip, ip, ror #22 │ │ │ │ + andseq r2, ip, r0, lsl #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrmi fp, [fp], r7, lsl #1 │ │ │ │ strmi r4, [r0], r2, lsr #23 │ │ │ │ ldrmi r4, [r1], r8, lsl #12 │ │ │ │ ldrbtmi r9, [fp], #-2320 @ 0xfffff6f0 │ │ │ │ movwls r9, #20739 @ 0x5103 │ │ │ │ - blx fe249f48 <__read_chk@plt+0xfe1e4b74> │ │ │ │ + blx fe249ed8 <__read_chk@plt+0xfe1e4b04> │ │ │ │ strbmi r4, [r0], -r5, lsl #12 │ │ │ │ @ instruction: 0xf0bb68a9 │ │ │ │ @ instruction: 0xf8d9fccf │ │ │ │ orrslt r4, r4, #36 @ 0x24 │ │ │ │ @ instruction: 0x46064f9a │ │ │ │ rsbge pc, r8, #14614528 @ 0xdf0000 │ │ │ │ - ldrbtmi r3, [pc], #-3076 @ 8dc78 <__read_chk@plt+0x288a4> │ │ │ │ + ldrbtmi r3, [pc], #-3076 @ 8dc08 <__read_chk@plt+0x28834> │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf85444fa │ │ │ │ andcs r0, r3, #4, 30 │ │ │ │ tstlt r0, #59768832 @ 0x3900000 │ │ │ │ - blx ffb4a1cc <__read_chk@plt+0xffae4df8> │ │ │ │ + blx ffb4a15c <__read_chk@plt+0xffae4d88> │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ @ instruction: 0xf108b908 │ │ │ │ stmdavs r9!, {r0, r1, fp} │ │ │ │ @ instruction: 0xf1504640 │ │ │ │ teqplt r8, r1, lsr #20 @ p-variant is OBSOLETE │ │ │ │ rscle r2, ip, r0, lsl #28 │ │ │ │ @ instruction: 0x46404651 │ │ │ │ - blx 74a1ec <__read_chk@plt+0x6e4e18> │ │ │ │ + blx 74a17c <__read_chk@plt+0x6e4da8> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ andcs r4, r5, #2277376 @ 0x22c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr8, cr6, {6} │ │ │ │ + svc 0x0030f7d6 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf0754ff0 │ │ │ │ @ instruction: 0xf8ddbdd7 │ │ │ │ - bmi fe1add14 <__read_chk@plt+0xfe148940> │ │ │ │ + bmi fe1adca4 <__read_chk@plt+0xfe1488d0> │ │ │ │ ldrne pc, [r4], #-579 @ 0xfffffdbd │ │ │ │ strbmi r6, [r9], -fp, lsr #17 │ │ │ │ ldmdavs r0, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - b 51544c <__read_chk@plt+0x4b0078> │ │ │ │ + b 5153dc <__read_chk@plt+0x4b0008> │ │ │ │ svclt 0x00380223 │ │ │ │ @ instruction: 0xf003461a │ │ │ │ - bl 28e90c <__read_chk@plt+0x229538> │ │ │ │ + bl 28e89c <__read_chk@plt+0x2294c8> │ │ │ │ ldcpl 2, cr0, [r6, #-904] @ 0xfffffc78 │ │ │ │ andls r4, r0, sl, lsr #12 │ │ │ │ tstmi lr, r0, asr #12 │ │ │ │ @ instruction: 0xf0c19b03 │ │ │ │ stmiavs fp!, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0031dda │ │ │ │ - b 50e128 <__read_chk@plt+0x4a8d54> │ │ │ │ + b 50e0b8 <__read_chk@plt+0x4a8ce4> │ │ │ │ svclt 0x00380223 │ │ │ │ - bl 29f57c <__read_chk@plt+0x23a1a8> │ │ │ │ + bl 29f50c <__read_chk@plt+0x23a138> │ │ │ │ ldcpl 2, cr0, [r2, #-904] @ 0xfffffc78 │ │ │ │ subsmi r4, r6, sl, lsl #2 │ │ │ │ ldrle r0, [r1, #-2036]! @ 0xfffff80c │ │ │ │ mcrrle 11, 6, r2, sp, cr0 │ │ │ │ vldrle d2, [r8, #-224] @ 0xffffff20 │ │ │ │ - blcs a5ca10 <__read_chk@plt+0x9f763c> │ │ │ │ + blcs a5c9a0 <__read_chk@plt+0x9f75cc> │ │ │ │ ldm pc, {r1, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ stmdbcs r5!, {r0, r1, ip, sp, lr, pc}^ │ │ │ │ stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ @ instruction: 0x7d292929 │ │ │ │ stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ stmdbcs sp!, {r0, r3, r5, r8, fp, sp}^ │ │ │ │ stmdbcs r9!, {r0, r3, r4, r5, r7, fp, sp, pc} │ │ │ │ stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ stmibcs lr, {r0, r3, r5, r8, fp, sp} │ │ │ │ stmdbcs r9!, {r0, r3, r5, r8, fp, sp} │ │ │ │ - blcs 36ee00 <__read_chk@plt+0x309a2c> │ │ │ │ + blcs 36ed90 <__read_chk@plt+0x3099bc> │ │ │ │ @ instruction: 0xf508d112 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf8932115 │ │ │ │ ldrshne r1, [r2], #12 │ │ │ │ biceq pc, r3, r2, ror #6 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ rscsne pc, ip, r3, lsl #17 │ │ │ │ @@ -41582,22 +41554,22 @@ │ │ │ │ ldmdavc sl, {r1, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ svclt 0x00142a20 │ │ │ │ subscs r2, r8, #32, 4 │ │ │ │ andlt r7, r7, sl, asr r0 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf10bb11b │ │ │ │ @ instruction: 0xf15b0004 │ │ │ │ - ldrbmi pc, [r9], -r5, asr #30 @ │ │ │ │ + ldrbmi pc, [r9], -sp, ror #29 @ │ │ │ │ @ instruction: 0xf7fe4640 │ │ │ │ @ instruction: 0xf8cbfdf9 │ │ │ │ andlt r0, r7, r4 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf0002ba8 │ │ │ │ - blcs ffa2dfcc <__read_chk@plt+0xff9c8bf8> │ │ │ │ - blcs fe841df4 <__read_chk@plt+0xfe7dca20> │ │ │ │ + blcs ffa2df5c <__read_chk@plt+0xff9c8b88> │ │ │ │ + blcs fe841d84 <__read_chk@plt+0xfe7dc9b0> │ │ │ │ @ instruction: 0xf508d1da │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820308 │ │ │ │ @ instruction: 0xe7d130f4 │ │ │ │ movtpl pc, #1288 @ 0x508 @ │ │ │ │ teqpcc r0, r3 @ @ p-variant is OBSOLETE │ │ │ │ @@ -41607,74 +41579,74 @@ │ │ │ │ @ instruction: 0xf075447b │ │ │ │ strb pc, [r3, r1, asr #26] @ │ │ │ │ andcs r4, r4, #60416 @ 0xec00 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf075447b │ │ │ │ @ instruction: 0xe7bbfd39 │ │ │ │ ldrble r0, [lr, #-2003] @ 0xfffff82d │ │ │ │ - blx ff8ca0b6 <__read_chk@plt+0xff864ce2> │ │ │ │ + blx ff8ca046 <__read_chk@plt+0xff864c72> │ │ │ │ ldc2 0, cr15, [r2], #-672 @ 0xfffffd60 │ │ │ │ @ instruction: 0xd1b32800 │ │ │ │ andcs r4, r4, #52, 22 @ 0xd000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf075447b │ │ │ │ str pc, [fp, r9, lsr #26]! │ │ │ │ @ instruction: 0xf1582000 │ │ │ │ - ldrdcs pc, [r1], -r3 │ │ │ │ - @ instruction: 0xffd0f158 │ │ │ │ + andcs pc, r1, fp, ror pc @ │ │ │ │ + @ instruction: 0xff78f158 │ │ │ │ @ instruction: 0xf012e7a4 │ │ │ │ strbmi r0, [r0], -r1, lsl #4 │ │ │ │ andcs fp, r1, #26, 30 @ 0x68 │ │ │ │ tstcs r2, r0, lsl r1 │ │ │ │ - @ instruction: 0xff06f158 │ │ │ │ + mcr2 1, 5, pc, cr14, cr8, {2} @ │ │ │ │ @ instruction: 0xf508e79a │ │ │ │ ldrbeq r5, [r0, r0, asr #6] │ │ │ │ andcs fp, r1, #76, 30 @ 0x130 │ │ │ │ strbmi r2, [r0], -r3, lsl #4 │ │ │ │ addne pc, r0, #13828096 @ 0xd30000 │ │ │ │ sbcvs fp, sl, fp, asr #30 │ │ │ │ @ instruction: 0xf89360ca │ │ │ │ @ instruction: 0xf89320f4 │ │ │ │ svclt 0x004c20f4 │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ stc2 0, cr15, [ip, #-128] @ 0xffffff80 │ │ │ │ - blmi 7c7c84 <__read_chk@plt+0x7628b0> │ │ │ │ + blmi 7c7c14 <__read_chk@plt+0x762840> │ │ │ │ ldmpl r2, {r0, r2, r9, fp, ip, pc}^ │ │ │ │ movtpl pc, #1288 @ 0x508 @ │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf893111e │ │ │ │ vrhadd.u32 d18, d1, d0 │ │ │ │ @ instruction: 0xf8831245 │ │ │ │ strb r2, [pc, -r0, lsl #2]! │ │ │ │ - bls 1e0af4 <__read_chk@plt+0x17b720> │ │ │ │ + bls 1e0a84 <__read_chk@plt+0x17b6b0> │ │ │ │ @ instruction: 0xf50858d2 │ │ │ │ ldmdavs r2, {r6, r8, r9, ip, lr} │ │ │ │ @ instruction: 0x1100f893 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x211df892 │ │ │ │ vmul.p32 q8, q9, q1 │ │ │ │ @ instruction: 0xf8831104 │ │ │ │ ldrb r1, [sp, -r0, lsl #2] │ │ │ │ - blx 8ca1a8 <__read_chk@plt+0x864dd4> │ │ │ │ + blx 8ca138 <__read_chk@plt+0x864d64> │ │ │ │ @ instruction: 0xf0a8e75a │ │ │ │ @ instruction: 0xe757fbb9 │ │ │ │ - eorseq r0, r9, r2, lsr ip │ │ │ │ - andseq r2, ip, r6, asr #21 │ │ │ │ - andseq r4, ip, r0, asr sp │ │ │ │ - andseq r4, ip, lr, ror #25 │ │ │ │ - eorseq pc, lr, ip, lsl #8 │ │ │ │ - andseq r4, ip, r4, lsr #24 │ │ │ │ - @ instruction: 0x001c4bd4 │ │ │ │ - andseq r4, ip, r0, asr #24 │ │ │ │ + eorseq r0, r9, r2, lsr #25 │ │ │ │ + @ instruction: 0x001c29da │ │ │ │ + andseq r4, ip, r4, ror #24 │ │ │ │ + andseq r4, ip, r2, lsl #24 │ │ │ │ + eorseq pc, lr, ip, ror r4 @ │ │ │ │ + andseq r4, ip, r8, lsr fp │ │ │ │ + andseq r4, ip, r8, ror #21 │ │ │ │ + andseq r4, ip, r4, asr fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe5100 <__read_chk@plt+0xfeb7fd2c> │ │ │ │ + bl febe5090 <__read_chk@plt+0xfeb7fcbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vrecps.f32 q8, q8, q8 │ │ │ │ ldrdlt r2, [r2], sl │ │ │ │ andsle r4, r9, r1, ror r5 │ │ │ │ svcvc 0x003af5b1 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ ldrshle r3, [r1, -pc] │ │ │ │ @@ -41692,115 +41664,115 @@ │ │ │ │ andlt r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ mrclt 7, 0, APSR_nzcv, cr8, cr12, {7} │ │ │ │ strcs r6, [r0], #-2393 @ 0xfffff6a7 │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ andcs pc, r1, fp, ror #28 │ │ │ │ svclt 0x0000e7ee │ │ │ │ - andseq r4, ip, r0, ror #22 │ │ │ │ - andseq r4, ip, r0, asr #16 │ │ │ │ + andseq r4, ip, r4, ror sl │ │ │ │ + andseq r4, ip, r4, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febe5174 <__read_chk@plt+0xfeb7fda0> │ │ │ │ + bl febe5104 <__read_chk@plt+0xfeb7fd30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ submi pc, r4, r0, asr #4 │ │ │ │ - @ instruction: 0xffd2f15b │ │ │ │ + @ instruction: 0xff7af15b │ │ │ │ vrhadd.s8 d18, d0, d0 │ │ │ │ strmi r4, [r4], -r4, asr #4 │ │ │ │ - b 15cbee8 <__read_chk@plt+0x1566b14> │ │ │ │ + b fe3cbe78 <__read_chk@plt+0xfe366aa4> │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - blvs 177a4a4 <__read_chk@plt+0x17150d0> │ │ │ │ + blvs 177a434 <__read_chk@plt+0x1715060> │ │ │ │ stmdavs fp!, {r0, r1, r5, r6, r8, r9, sp, lr} │ │ │ │ - blvs 1966d10 <__read_chk@plt+0x190193c> │ │ │ │ + blvs 1966ca0 <__read_chk@plt+0x19018cc> │ │ │ │ @ instruction: 0x63a2682a │ │ │ │ orrsvs fp, ip, #-1073741824 @ 0xc0000000 │ │ │ │ strtmi r6, [r0], -ip, lsr #32 │ │ │ │ svclt 0x0000bd38 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ - bmi 1bdf81c <__read_chk@plt+0x1b7a448> │ │ │ │ - blmi 1bdf844 <__read_chk@plt+0x1b7a470> │ │ │ │ + bmi 1bdf7ac <__read_chk@plt+0x1b7a3d8> │ │ │ │ + blmi 1bdf7d4 <__read_chk@plt+0x1b7a400> │ │ │ │ adclt r4, r3, sl, ror r4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9321 │ │ │ │ - blmi 1b0ebd8 <__read_chk@plt+0x1aa9804> │ │ │ │ + blmi 1b0eb68 <__read_chk@plt+0x1aa9794> │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r9, sl, lr} │ │ │ │ adcshi pc, r3, r0 │ │ │ │ ldrdhi pc, [r0], -r1 │ │ │ │ @ instruction: 0xf1b8460c │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldrtmi r8, [r1], -ip, lsr #1 │ │ │ │ @ instruction: 0xf7fc4681 │ │ │ │ @ instruction: 0xf8d8fb5f │ │ │ │ andls r3, r4, r8, lsr #32 │ │ │ │ @ instruction: 0xf0434620 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ - blmi 181a0ac <__read_chk@plt+0x17b4cd8> │ │ │ │ - bleq 3ca14c <__read_chk@plt+0x364d78> │ │ │ │ + blmi 181a03c <__read_chk@plt+0x17b4c68> │ │ │ │ + bleq 3ca0dc <__read_chk@plt+0x364d08> │ │ │ │ strcs r5, [r0, #-2283] @ 0xfffff715 │ │ │ │ andscc pc, ip, r8, asr #17 │ │ │ │ andspl pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf7ff9303 │ │ │ │ stmdavs r3!, {r0, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bmi 16a643c <__read_chk@plt+0x1641068> │ │ │ │ + bmi 16a63cc <__read_chk@plt+0x1640ff8> │ │ │ │ eorhi pc, ip, r3, asr #17 │ │ │ │ ldmdbmi r7, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andls r6, r5, #2293760 @ 0x230000 │ │ │ │ stmdals r3, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bvs fe7266a4 <__read_chk@plt+0xfe6c12d0> │ │ │ │ + bvs fe726634 <__read_chk@plt+0xfe6c1260> │ │ │ │ streq lr, [r7, #-2499] @ 0xfffff63d │ │ │ │ @ instruction: 0xf8a34628 │ │ │ │ @ instruction: 0xf042b00a │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7d62205 │ │ │ │ - stmdbmi pc, {r1, r2, r3, r5, r8, sl, fp, sp, lr, pc}^ @ │ │ │ │ + stmdbmi pc, {r1, r2, r5, r6, r8, sl, fp, sp, lr, pc}^ @ │ │ │ │ andcs r4, r5, #136314880 @ 0x8200000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ - stc 7, cr15, [r6, #-856]! @ 0xfffffca8 │ │ │ │ + ldcl 7, cr15, [lr, #-856] @ 0xfffffca8 │ │ │ │ ldrbmi r4, [r3], -ip, asr #20 │ │ │ │ - beq 8ca49c <__read_chk@plt+0x8650c8> │ │ │ │ + beq 8ca42c <__read_chk@plt+0x865058> │ │ │ │ smccs 17482 @ 0x444a │ │ │ │ ldrbmi r9, [r0], -r0 │ │ │ │ @ instruction: 0xf9f0f153 │ │ │ │ @ instruction: 0xf8d44650 │ │ │ │ @ instruction: 0xf175a000 │ │ │ │ - @ instruction: 0xf8caf923 │ │ │ │ + @ instruction: 0xf8caf8cb │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ @ instruction: 0xff72f7ff │ │ │ │ tstvs r5, r3, lsr #16 │ │ │ │ @ instruction: 0xf8c34842 │ │ │ │ - blls 16e144 <__read_chk@plt+0x108d70> │ │ │ │ + blls 16e0d4 <__read_chk@plt+0x108d00> │ │ │ │ @ instruction: 0xf8d44478 │ │ │ │ - bls 1f609c <__read_chk@plt+0x190cc8> │ │ │ │ + bls 1f602c <__read_chk@plt+0x190c58> │ │ │ │ strcc lr, [r7, #-2506] @ 0xfffff636 │ │ │ │ ldrdcc pc, [r8], -sl @ │ │ │ │ andscs pc, r8, sl, asr #17 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ andlt pc, sl, sl, lsr #17 │ │ │ │ eorcc pc, r8, sl, asr #17 │ │ │ │ - @ instruction: 0xf906f175 │ │ │ │ + @ instruction: 0xf8aef175 │ │ │ │ @ instruction: 0xf8ca9b04 │ │ │ │ - blcs 8e0d0 <__read_chk@plt+0x28cfc> │ │ │ │ + blcs 8e060 <__read_chk@plt+0x28c8c> │ │ │ │ @ instruction: 0xf8dfd043 │ │ │ │ - blmi e3a428 <__read_chk@plt+0xdd5054> │ │ │ │ + blmi e3a3b8 <__read_chk@plt+0xdd4fe4> │ │ │ │ ldrbtmi r4, [fp], #-1275 @ 0xfffffb05 │ │ │ │ @ instruction: 0xf6489305 │ │ │ │ @ instruction: 0xf6cb33a3 │ │ │ │ movwls r2, #29486 @ 0x732e │ │ │ │ @ instruction: 0xf509e01c │ │ │ │ tstcs r0, r0, asr #6 │ │ │ │ ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bne cb4d04 <__read_chk@plt+0xc4f930> │ │ │ │ - blx 1522ee <__read_chk@plt+0xecf1a> │ │ │ │ + bne cb4c94 <__read_chk@plt+0xc4f8c0> │ │ │ │ + blx 15227e <__read_chk@plt+0xeceaa> │ │ │ │ @ instruction: 0xf0c1f000 │ │ │ │ @ instruction: 0xf8d4fe03 │ │ │ │ - blls 1f60f8 <__read_chk@plt+0x190d24> │ │ │ │ + blls 1f6088 <__read_chk@plt+0x190cb4> │ │ │ │ stmib sl, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ movwcs r5, #49925 @ 0xc305 │ │ │ │ eoreq pc, r0, sl, asr #17 │ │ │ │ strbmi r3, [r8], -r1, lsl #10 │ │ │ │ andcc pc, sl, sl, lsr #17 │ │ │ │ mcrr2 7, 15, pc, ip, cr14 @ │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ @@ -41811,155 +41783,155 @@ │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r8, ip, sp, pc} │ │ │ │ stmdavs r3!, {r0, r1, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8c39a03 │ │ │ │ @ instruction: 0xf8db802c │ │ │ │ @ instruction: 0xf8d43000 │ │ │ │ adcsmi sl, r3, #0 │ │ │ │ andscs pc, ip, sl, asr #17 │ │ │ │ - blmi 6c2870 <__read_chk@plt+0x65d49c> │ │ │ │ + blmi 6c2800 <__read_chk@plt+0x65d42c> │ │ │ │ ldmpl r0, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ - bmi 6880a0 <__read_chk@plt+0x622ccc> │ │ │ │ + bmi 688030 <__read_chk@plt+0x622c5c> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r3, r9, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ cdp2 0, 6, cr15, cr4, cr5, {5} │ │ │ │ bicsle r2, lr, r0, lsl #16 │ │ │ │ eorsvs r6, fp, r3, lsr #16 │ │ │ │ @ instruction: 0xf7d6e7db │ │ │ │ - svclt 0x0000ec24 │ │ │ │ - ldrhteq r0, [r9], -ip │ │ │ │ + svclt 0x0000ec5c │ │ │ │ + eorseq r0, r9, ip, lsr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, r9, ip, lsr #17 │ │ │ │ + eorseq r0, r9, ip, lsl r9 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r5, r0, r5, lsl r7 │ │ │ │ - eoreq sl, r5, r4, lsr r0 │ │ │ │ - andseq r4, ip, ip, ror #20 │ │ │ │ - andseq r4, ip, r8, ror #20 │ │ │ │ - andseq r4, ip, r8, asr #20 │ │ │ │ - eorseq pc, lr, r0, lsr #32 │ │ │ │ + eoreq r9, r5, r8, asr #30 │ │ │ │ + andseq r4, ip, r0, lsl #19 │ │ │ │ + andseq r4, ip, ip, ror r9 │ │ │ │ + andseq r4, ip, ip, asr r9 │ │ │ │ + mlaseq lr, r0, r0, pc @ │ │ │ │ andeq r5, r0, r7, ror r6 │ │ │ │ andeq r1, r0, r0, lsl #9 │ │ │ │ - eorseq r0, r9, r6, lsr r7 │ │ │ │ + eorseq r0, r9, r6, lsr #15 │ │ │ │ stmdblt r0, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0x46024770 │ │ │ │ stmdacs r0, {r7, r8, r9, fp, sp, lr} │ │ │ │ addsmi sp, r1, #-1073741762 @ 0xc000003e │ │ │ │ strdlt sp, [r2, -r8]! │ │ │ │ andcc r6, r1, r2, asr fp │ │ │ │ @ instruction: 0xd1fa4291 │ │ │ │ @ instruction: 0xe7fe4770 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ - blvs fe09f9e0 <__read_chk@plt+0xfe03a60c> │ │ │ │ + blvs fe09f970 <__read_chk@plt+0xfe03a59c> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stmdbcs r0, {r3, r4, r9, sl, lr} │ │ │ │ movwcs sp, #3575 @ 0xdf7 │ │ │ │ movwcc r6, #6976 @ 0x1b40 │ │ │ │ svclt 0x00182800 │ │ │ │ ldclle 2, cr4, [r9], #612 @ 0x264 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febe53f8 <__read_chk@plt+0xfeb80024> │ │ │ │ + bl febe5388 <__read_chk@plt+0xfeb7ffb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ orrslt r6, r0, r0, lsl #16 │ │ │ │ @ instruction: 0xf7ff3034 │ │ │ │ stmdavs r0!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #16 │ │ │ │ - ldc2 1, cr15, [r2, #-364] @ 0xfffffe94 │ │ │ │ + ldc2 1, cr15, [sl], #364 @ 0x16c │ │ │ │ stmdavs r3, {r5, fp, sp, lr}^ │ │ │ │ andcc fp, r4, r3, lsl r1 │ │ │ │ - stc2 1, cr15, [ip, #-364] @ 0xfffffe94 │ │ │ │ + ldc2 1, cr15, [r4], #364 @ 0x16c │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf15b4010 │ │ │ │ - ldclt 13, cr11, [r0, #-28] @ 0xffffffe4 │ │ │ │ + ldclt 12, cr11, [r0, #-700] @ 0xfffffd44 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ stcpl 5, cr15, [r8, #692] @ 0x2b4 │ │ │ │ addlt r4, r7, sl, lsl #13 │ │ │ │ @ instruction: 0xf50d4605 │ │ │ │ @ instruction: 0xf50d548a │ │ │ │ tstcc r4, r8, lsl #3 │ │ │ │ strbpl pc, [r0], -r5, lsl #10 @ │ │ │ │ stmdavs r4!, {r0, r1, r2, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0x46149418 │ │ │ │ - bcs ffdcc5e4 <__read_chk@plt+0xffd67210> │ │ │ │ - bcc ffdcc5e8 <__read_chk@plt+0xffd67214> │ │ │ │ + bcs ffdcc574 <__read_chk@plt+0xffd671a0> │ │ │ │ + bcc ffdcc578 <__read_chk@plt+0xffd671a4> │ │ │ │ andls r4, r7, sl, ror r4 │ │ │ │ ldmpl r3, {r0, r1, r2, sp}^ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - bcc ff9cc5fc <__read_chk@plt+0xff967228> │ │ │ │ - bne ff9cc600 <__read_chk@plt+0xff96722c> │ │ │ │ + bcc ff9cc58c <__read_chk@plt+0xff9671b8> │ │ │ │ + bne ff9cc590 <__read_chk@plt+0xff9671bc> │ │ │ │ tstls r0, #2063597568 @ 0x7b000000 │ │ │ │ orrpl pc, sl, #54525952 @ 0x3400000 │ │ │ │ movwcc r4, #33913 @ 0x8479 │ │ │ │ tstls r2, #1769472 @ 0x1b0000 │ │ │ │ - mrc2 1, 3, pc, cr12, cr4, {2} │ │ │ │ + mcr2 1, 1, pc, cr4, cr4, {2} @ │ │ │ │ addcs pc, r0, #14024704 @ 0xd60000 │ │ │ │ ldmvs r1, {r0, r1, r4, fp, sp, lr} │ │ │ │ - bne 17685ec <__read_chk@plt+0x1703218> │ │ │ │ + bne 176857c <__read_chk@plt+0x17031a8> │ │ │ │ vqsub.u8 d20, d16, d3 │ │ │ │ @ instruction: 0xf1ba87a0 │ │ │ │ andle r0, r4, r0, lsl #30 │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df867c │ │ │ │ - bls 49cd80 <__read_chk@plt+0x4379ac> │ │ │ │ + bls 49cd10 <__read_chk@plt+0x43793c> │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ andmi pc, r0, sl, asr #17 │ │ │ │ - bvs fe9ba71c <__read_chk@plt+0xfe955348> │ │ │ │ + bvs fe9ba6ac <__read_chk@plt+0xfe9552d8> │ │ │ │ streq pc, [r1], #-4 │ │ │ │ - bcc fe7cc650 <__read_chk@plt+0xfe76727c> │ │ │ │ + bcc fe7cc5e0 <__read_chk@plt+0xfe76720c> │ │ │ │ ldmdbeq r8!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [fp], #-2311 @ 0xfffff6f9 │ │ │ │ - bcs fe5cc65c <__read_chk@plt+0xfe567288> │ │ │ │ + bcs fe5cc5ec <__read_chk@plt+0xfe567218> │ │ │ │ ldrbtmi r9, [sl], #-1049 @ 0xfffffbe7 │ │ │ │ andge pc, r8, r3, asr #17 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - bcc fe0cc674 <__read_chk@plt+0xfe0672a0> │ │ │ │ - bls 4a6524 <__read_chk@plt+0x441150> │ │ │ │ + bcc fe0cc604 <__read_chk@plt+0xfe067230> │ │ │ │ + bls 4a64b4 <__read_chk@plt+0x4410e0> │ │ │ │ vst2. {d21-d22}, [pc :64], r3 │ │ │ │ vrshr.s64 d23, d0, #60 │ │ │ │ movwls r0, #33280 @ 0x8200 │ │ │ │ andls r2, fp, #0, 6 │ │ │ │ vst1.8 {d20-d22}, [pc :64] │ │ │ │ vsubl.s8 , d20, d5 │ │ │ │ ldrmi r0, [r8], r0, lsl #4 │ │ │ │ - bl 3f2f6c <__read_chk@plt+0x38db98> │ │ │ │ + bl 3f2efc <__read_chk@plt+0x38db28> │ │ │ │ andls r0, ip, #603979776 @ 0x24000000 │ │ │ │ andne pc, r3, #64, 4 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ andls r9, sp, #939524096 @ 0x38000000 │ │ │ │ andcs sl, r1, #28, 22 @ 0x7000 │ │ │ │ andls r9, r9, #671088640 @ 0x28000000 │ │ │ │ movwls sl, #27462 @ 0x6b46 │ │ │ │ smlalscc pc, r5, r6, r8 @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ rscscc pc, r5, r6, lsl #17 │ │ │ │ svccc 0x0001b157 │ │ │ │ stmdals r7, {r3, r8, ip, lr, pc} │ │ │ │ - blx fe9ca3d0 <__read_chk@plt+0xfe964ffc> │ │ │ │ + blx fe9ca360 <__read_chk@plt+0xfe964f8c> │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf8962400 │ │ │ │ @ instruction: 0x069d30f4 │ │ │ │ @ instruction: 0xf023bf42 │ │ │ │ @ instruction: 0xf043033c │ │ │ │ @ instruction: 0xf886031c │ │ │ │ - blls 35a744 <__read_chk@plt+0x2f5370> │ │ │ │ + blls 35a6d4 <__read_chk@plt+0x2f5300> │ │ │ │ svclt 0x00084599 │ │ │ │ andle r2, r4, r0, lsl #2 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ tstcs r2, r4, lsl pc │ │ │ │ andcs r2, r3, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf10c2000 │ │ │ │ stmdacs r0, {r0, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -41973,34 +41945,34 @@ │ │ │ │ @ instruction: 0xf7fe9807 │ │ │ │ @ instruction: 0xf896fc29 │ │ │ │ @ instruction: 0xf013311d │ │ │ │ tstle r9, r0, asr #6 │ │ │ │ addne pc, r0, #14024704 @ 0xd60000 │ │ │ │ stmdavs sl, {r1, r2, fp, ip, pc} │ │ │ │ stccc 8, cr15, [r4], #256 @ 0x100 │ │ │ │ - bne ff5686f8 <__read_chk@plt+0xff503324> │ │ │ │ + bne ff568688 <__read_chk@plt+0xff5032b4> │ │ │ │ stccc 8, cr15, [r8], #256 @ 0x100 │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ strbmi r8, [r8], -r9, lsr #3 │ │ │ │ - blx aca5b4 <__read_chk@plt+0xa651e0> │ │ │ │ + blx aca544 <__read_chk@plt+0xa65170> │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ strle r0, [r4], #-1881 @ 0xfffff8a7 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ strbmi r6, [r3, #-2523] @ 0xfffff625 │ │ │ │ ldcge 0, cr13, [r4, #-484]! @ 0xfffffe1c │ │ │ │ mvnscs r2, sp, lsl r2 │ │ │ │ @ instruction: 0xf7d64628 │ │ │ │ - @ instruction: 0xf896e820 │ │ │ │ + @ instruction: 0xf896e858 │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf8860304 │ │ │ │ @ instruction: 0xf8da30f4 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf50d801c │ │ │ │ movwcc r5, #17290 @ 0x438a │ │ │ │ - blcs a8484 <__read_chk@plt+0x430b0> │ │ │ │ + blcs a8414 <__read_chk@plt+0x43040> │ │ │ │ rscshi pc, r3, r0 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_xc, r3 @ │ │ │ │ strle r0, [r2, #-1626] @ 0xfffff9a6 │ │ │ │ @ instruction: 0xf00009db │ │ │ │ @ instruction: 0xf8dd80e8 │ │ │ │ @@ -42043,31 +42015,31 @@ │ │ │ │ tstphi r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x462968d3 │ │ │ │ ldmdavs r2, {r0, r3, fp, ip, pc}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strbmi r9, [r0], -r1 │ │ │ │ @ instruction: 0xf0209700 │ │ │ │ movwcs pc, #15807 @ 0x3dbf @ │ │ │ │ - blls 233108 <__read_chk@plt+0x1cdd34> │ │ │ │ + blls 233098 <__read_chk@plt+0x1cdcc4> │ │ │ │ @ instruction: 0x012ae953 │ │ │ │ - @ instruction: 0xff16f159 │ │ │ │ + mrc2 1, 5, pc, cr14, cr9, {2} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrmi r2, [r1], -r0, lsl #6 │ │ │ │ strls r9, [r0], #-2060 @ 0xfffff7f4 │ │ │ │ @ instruction: 0xff16f098 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stmdals r8, {r9, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addpl pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdavs r9!, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ - bne ff35b118 <__read_chk@plt+0xff2f5d44> │ │ │ │ + bne ff35b0a8 <__read_chk@plt+0xff2f5cd4> │ │ │ │ ldrdpl lr, [r1, -r5] │ │ │ │ @ instruction: 0xf0999500 │ │ │ │ @ instruction: 0xf157fe07 │ │ │ │ - strmi pc, [r1], fp, ror #16 │ │ │ │ + pkhbtmi pc, r1, r3, lsl #16 @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdals r8, {r0, r1, r2, r3, r8, pc} │ │ │ │ mrc2 0, 1, pc, cr8, cr9, {4} │ │ │ │ strbmi r4, [r8], -r1, asr #12 │ │ │ │ cdp2 0, 5, cr15, cr2, cr0, {1} │ │ │ │ suble r2, r1, r0, lsl #30 │ │ │ │ @ instruction: 0xf5b04605 │ │ │ │ @@ -42085,16 +42057,16 @@ │ │ │ │ @ instruction: 0x81adf300 │ │ │ │ ldcle 13, cr2, [r2], #-396 @ 0xfffffe74 │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8da8670 │ │ │ │ ldmibvs ip, {ip, sp} │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ - bls 6fa0e8 <__read_chk@plt+0x694d14> │ │ │ │ - bvs fe75fe34 <__read_chk@plt+0xfe6faa60> │ │ │ │ + bls 6fa078 <__read_chk@plt+0x694ca4> │ │ │ │ + bvs fe75fdc4 <__read_chk@plt+0xfe6fa9f0> │ │ │ │ tstmi r3, #458752 @ 0x70000 │ │ │ │ sbfxmi r4, r2, #12, #1 │ │ │ │ strmi r1, [r4], -r3, asr #24 │ │ │ │ vqdmulh.s d2, d0, d4 │ │ │ │ andge r8, r2, #30408704 @ 0x1d00000 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ @@ -42106,15 +42078,15 @@ │ │ │ │ svcvc 0x00faf5b0 │ │ │ │ ldrthi pc, [sp], #0 @ │ │ │ │ vmax.u8 d4, d0, d5 │ │ │ │ ldmdacs r0!, {r0, r4, r8, pc}^ │ │ │ │ cmnphi fp, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ vsub.i8 q9, q0, │ │ │ │ @ instruction: 0xf1a584d6 │ │ │ │ - blcs 38f370 <__read_chk@plt+0x329f9c> │ │ │ │ + blcs 38f300 <__read_chk@plt+0x329f2c> │ │ │ │ strthi pc, [r0], r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ mvnseq r0, r2, ror #4 │ │ │ │ @ instruction: 0x069e069e │ │ │ │ @ instruction: 0x069e069e │ │ │ │ @ instruction: 0x069e069e │ │ │ │ ldrheq r0, [sp, #-28]! @ 0xffffffe4 │ │ │ │ @@ -42199,16 +42171,16 @@ │ │ │ │ @ instruction: 0xf0764648 │ │ │ │ @ instruction: 0xf8d6f879 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf07460da │ │ │ │ strb pc, [r9], -fp, ror #31 @ │ │ │ │ @ instruction: 0xf1a39b0e │ │ │ │ @ instruction: 0xf156000c │ │ │ │ - pkhtbmi pc, r1, r3, asr #28 @ │ │ │ │ - bls 2882fc <__read_chk@plt+0x222f28> │ │ │ │ + @ instruction: 0x4681fdfb │ │ │ │ + bls 28828c <__read_chk@plt+0x222eb8> │ │ │ │ stmdals pc, {r8, sl, sp} @ │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ movwcs r9, #4864 @ 0x1300 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ stmib sp, {r0, r1, r4, r9, sl, lr}^ │ │ │ │ biccc r5, r5, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xf8539503 │ │ │ │ @@ -42245,19 +42217,19 @@ │ │ │ │ adceq r0, r1, #792723456 @ 0x2f400000 │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ stclle 2, cr4, [sp, #608] @ 0x260 │ │ │ │ svcvc 0x004af5b5 │ │ │ │ vfma.f32 d29, d0, d29 │ │ │ │ addsmi r3, sp, #-1744830464 @ 0x98000000 │ │ │ │ mrcge 7, 5, APSR_nzcv, cr6, cr15, {3} │ │ │ │ - blcs b5454 <__read_chk@plt+0x50080> │ │ │ │ + blcs b53e4 <__read_chk@plt+0x50010> │ │ │ │ ldcge 4, cr15, [r4, #252] @ 0xfc │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - bls 52f7dc <__read_chk@plt+0x4ca408> │ │ │ │ + bls 52f76c <__read_chk@plt+0x4ca398> │ │ │ │ strtcc pc, [r7], #-576 @ 0xfffffdc0 │ │ │ │ svclt 0x001442a5 │ │ │ │ strcs r2, [r4], #-1029 @ 0xfffffbfb │ │ │ │ @ instruction: 0x461a6013 │ │ │ │ @ instruction: 0xf8ca4650 │ │ │ │ @ instruction: 0xf7ff2000 │ │ │ │ @ instruction: 0xf8dffcdd │ │ │ │ @@ -42277,15 +42249,15 @@ │ │ │ │ @ instruction: 0xf814f020 │ │ │ │ ldcle 2, cr4, [r3, #660] @ 0x294 │ │ │ │ svcvc 0x004af5b5 │ │ │ │ vadd.f32 , q8, │ │ │ │ addsmi r3, sp, #-1543503872 @ 0xa4000000 │ │ │ │ mrcge 4, 3, APSR_nzcv, cr8, cr15, {3} │ │ │ │ addcc pc, r0, #14024704 @ 0xd60000 │ │ │ │ - blcs e8bf8 <__read_chk@plt+0x83824> │ │ │ │ + blcs e8b88 <__read_chk@plt+0x837b4> │ │ │ │ svccs 0x0000bf08 │ │ │ │ ldrbhi pc, [r8], #0 @ │ │ │ │ strbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8df9a10 │ │ │ │ ldmpl r3, {r3, r5, r6, r7, sl, ip}^ │ │ │ │ tstls r1, #2030043136 @ 0x79000000 │ │ │ │ ldrmi r2, [r8], -r4, lsl #4 │ │ │ │ @@ -42303,60 +42275,60 @@ │ │ │ │ @ instruction: 0xf85314b4 │ │ │ │ ldrbtmi r0, [r9], #-3244 @ 0xfffff354 │ │ │ │ stc2l 0, cr15, [r4], #-152 @ 0xffffff68 │ │ │ │ @ instruction: 0xf8d6e52a │ │ │ │ @ instruction: 0xf8da1280 │ │ │ │ @ instruction: 0xf8da4000 │ │ │ │ stmvs sl, {r3, ip, sp} │ │ │ │ - bne fe0a8914 <__read_chk@plt+0xfe043540> │ │ │ │ - bne fe0a8c20 <__read_chk@plt+0xfe04384c> │ │ │ │ - blcs a9384 <__read_chk@plt+0x43fb0> │ │ │ │ + bne fe0a88a4 <__read_chk@plt+0xfe0434d0> │ │ │ │ + bne fe0a8bb0 <__read_chk@plt+0xfe0437dc> │ │ │ │ + blcs a9314 <__read_chk@plt+0x43f40> │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ addpl pc, r0, #570425344 @ 0x22000000 │ │ │ │ vhsub.u8 d22, d16, d18 │ │ │ │ @ instruction: 0x460185b7 │ │ │ │ - blvs 1760178 <__read_chk@plt+0x16fada4> │ │ │ │ + blvs 1760108 <__read_chk@plt+0x16fad34> │ │ │ │ stmdbcs r0, {r0, r8, fp, ip, sp} │ │ │ │ - blcs be578 <__read_chk@plt+0x591a4> │ │ │ │ - blcs c30fc <__read_chk@plt+0x5dd28> │ │ │ │ + blcs be508 <__read_chk@plt+0x59134> │ │ │ │ + blcs c308c <__read_chk@plt+0x5dcb8> │ │ │ │ ldrthi pc, [sp], #0 @ │ │ │ │ smlalscs pc, r4, r6, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf8ca461a │ │ │ │ - bvs fe4da954 <__read_chk@plt+0xfe475580> │ │ │ │ + bvs fe4da8e4 <__read_chk@plt+0xfe475510> │ │ │ │ @ instruction: 0xf140078c │ │ │ │ - blvs 152fc8c <__read_chk@plt+0x14ca8b8> │ │ │ │ + blvs 152fc1c <__read_chk@plt+0x14ca848> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ stmdblt sl!, {r1, r3, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ cdplt 0, 0, cr15, cr7, cr0, {0} │ │ │ │ - bcs a9794 <__read_chk@plt+0x443c0> │ │ │ │ + bcs a9724 <__read_chk@plt+0x44350> │ │ │ │ strhi pc, [r3], -r0 │ │ │ │ @ instruction: 0x07886a91 │ │ │ │ tstls r4, #248, 8 @ 0xf8000000 │ │ │ │ andcs pc, r8, sl, asr #17 │ │ │ │ stcllt 0, cr15, [r2], {0} │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ ldrdcs pc, [r8], -sl │ │ │ │ vld1.32 {d6-d7}, [r3], fp │ │ │ │ addvs r5, fp, #128, 6 │ │ │ │ tstlt sl, fp, lsl #12 │ │ │ │ - blcs a97d0 <__read_chk@plt+0x443fc> │ │ │ │ + blcs a9760 <__read_chk@plt+0x4438c> │ │ │ │ strmi fp, [fp], -r8, lsl #30 │ │ │ │ addmi pc, r0, #14024704 @ 0xd60000 │ │ │ │ stmdavs r2!, {r5, r7, fp, sp, lr} │ │ │ │ stmiavs r0!, {r1, r4, r9, fp, ip}^ │ │ │ │ - bcc d51e0 <__read_chk@plt+0x6fe0c> │ │ │ │ + bcc d5170 <__read_chk@plt+0x6fd9c> │ │ │ │ @ instruction: 0xdc032a00 │ │ │ │ - bcc 107580 <__read_chk@plt+0xa21ac> │ │ │ │ + bcc 107510 <__read_chk@plt+0xa213c> │ │ │ │ rscshi pc, r6, #0 │ │ │ │ - blvs fe760208 <__read_chk@plt+0xfe6fae34> │ │ │ │ + blvs fe760198 <__read_chk@plt+0xfe6fadc4> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8ca4604 │ │ │ │ and r0, r3, r8 │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ ldcge 4, cr15, [lr], #252 @ 0xfc │ │ │ │ ldreq r6, [fp, r3, lsr #21] │ │ │ │ adcmi sp, r1, #248, 8 @ 0xf8000000 │ │ │ │ @@ -42369,56 +42341,56 @@ │ │ │ │ orrpl pc, r0, r3, lsl r4 @ │ │ │ │ ldrbhi pc, [r6, #-64]! @ 0xffffffc0 @ │ │ │ │ svcvc 0x002ff5b5 │ │ │ │ @ instruction: 0xf443bf04 │ │ │ │ addsvs r5, r3, #128, 6 │ │ │ │ stcge 4, cr15, [r2], #252 @ 0xfc │ │ │ │ orrpl pc, r0, #587202560 @ 0x23000000 │ │ │ │ - blvs 1567448 <__read_chk@plt+0x1502074> │ │ │ │ + blvs 15673d8 <__read_chk@plt+0x1502004> │ │ │ │ @ instruction: 0xf000b92b │ │ │ │ - blvs 177dfbc <__read_chk@plt+0x1718be8> │ │ │ │ + blvs 177df4c <__read_chk@plt+0x1718b78> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs fe72ffb4 <__read_chk@plt+0xfe6cabe0> │ │ │ │ + bvs fe72ff44 <__read_chk@plt+0xfe6cab70> │ │ │ │ ldrbtle r0, [r8], #1936 @ 0x790 │ │ │ │ bicscs lr, r2, r1, lsl sl │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ bicshi pc, r9, #64 @ 0x40 │ │ │ │ @ instruction: 0xf47f2d65 │ │ │ │ @ instruction: 0xf8d6ac8b │ │ │ │ @ instruction: 0xf8da1280 │ │ │ │ @ instruction: 0xf8962008 │ │ │ │ stmdavs ip, {r0, r3, r8, lr, pc} │ │ │ │ ldmib r1, {r4, r9, sl, fp, ip}^ │ │ │ │ svclt 0x00181502 │ │ │ │ - bne 18d6a40 <__read_chk@plt+0x187166c> │ │ │ │ + bne 18d69d0 <__read_chk@plt+0x18715fc> │ │ │ │ @ instruction: 0x3c031b64 │ │ │ │ stmdbcc r1, {r0, r3, r6, r8, r9, fp, ip} │ │ │ │ ldrbvc lr, [r4], #2820 @ 0xb04 │ │ │ │ strbmi r1, [r4, #-100]! @ 0xffffff9c │ │ │ │ - blne 2fe9a0 <__read_chk@plt+0x2995cc> │ │ │ │ + blne 2fe930 <__read_chk@plt+0x29955c> │ │ │ │ smlatbeq ip, r1, fp, lr │ │ │ │ svclt 0x00d42900 │ │ │ │ @ instruction: 0xf0002400 │ │ │ │ cmnlt r4, r1, lsl #8 │ │ │ │ @ instruction: 0xf43f4293 │ │ │ │ - blvs 1539c0c <__read_chk@plt+0x14d4838> │ │ │ │ + blvs 1539b9c <__read_chk@plt+0x14d47c8> │ │ │ │ @ instruction: 0x1e103901 │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x000c2900 │ │ │ │ @ instruction: 0xf0002400 │ │ │ │ stccs 4, cr0, [r0], {1} │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs fp, r0, r4, lsl pc │ │ │ │ andeq pc, r1, r0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bcs b9be4 <__read_chk@plt+0x54810> │ │ │ │ + bcs b9b74 <__read_chk@plt+0x547a0> │ │ │ │ addsmi fp, r3, #24, 30 @ 0x60 │ │ │ │ mrrcge 4, 3, pc, r0, cr15 @ │ │ │ │ - blvs 1516a9c <__read_chk@plt+0x14b16c8> │ │ │ │ - bcs 9aaa4 <__read_chk@plt+0x356d0> │ │ │ │ + blvs 1516a2c <__read_chk@plt+0x14b1658> │ │ │ │ + bcs 9aa34 <__read_chk@plt+0x35660> │ │ │ │ addsmi fp, sl, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf7fbd1f9 │ │ │ │ strb pc, [r5], #-3981 @ 0xfffff073 @ │ │ │ │ ldrdmi pc, [r0], -sl │ │ │ │ ldreq r6, [sl, #-2723] @ 0xfffff55d │ │ │ │ @ instruction: 0x83adf140 │ │ │ │ addpl pc, r0, #587202560 @ 0x23000000 │ │ │ │ @@ -42429,113 +42401,113 @@ │ │ │ │ ldcge 4, cr15, [r4], #-252 @ 0xffffff04 │ │ │ │ tstls r1, #0, 6 │ │ │ │ @ instruction: 0xf8d662a2 │ │ │ │ andcs r2, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xe109f896 │ │ │ │ ldrdne pc, [r8], -sl │ │ │ │ ldmvs r2, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ - blcc 155558 <__read_chk@plt+0xf0184> │ │ │ │ + blcc 1554e8 <__read_chk@plt+0xf0114> │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ @ instruction: 0x0c63ea4f │ │ │ │ svclt 0x00a845f4 │ │ │ │ addmi r4, r1, #244, 12 @ 0xf400000 │ │ │ │ strmi fp, [r4, #3864] @ 0xf18 │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ @ instruction: 0xf04f0e01 │ │ │ │ ldrbtmi r0, [r3], -r0, lsl #28 │ │ │ │ ldrmi r4, [sp], -lr, lsr #13 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strbtmi r8, [r2], -r0, ror #6 │ │ │ │ - blvs 1760348 <__read_chk@plt+0x16faf74> │ │ │ │ - blcs 9d324 <__read_chk@plt+0x37f50> │ │ │ │ - bcs be784 <__read_chk@plt+0x593b0> │ │ │ │ - blcs c330c <__read_chk@plt+0x5df38> │ │ │ │ + blvs 17602d8 <__read_chk@plt+0x16faf04> │ │ │ │ + blcs 9d2b4 <__read_chk@plt+0x37ee0> │ │ │ │ + bcs be714 <__read_chk@plt+0x59340> │ │ │ │ + blcs c329c <__read_chk@plt+0x5dec8> │ │ │ │ strmi fp, [fp], -r8, lsl #30 │ │ │ │ svclt 0x0008429c │ │ │ │ andle r2, r1, r1 │ │ │ │ andcc fp, r1, r0, lsl #2 │ │ │ │ @ instruction: 0x2c006ba4 │ │ │ │ strhi pc, [r6], #0 │ │ │ │ ldreq r6, [sl, r3, lsr #21] │ │ │ │ - bls 503ed8 <__read_chk@plt+0x49eb04> │ │ │ │ + bls 503e68 <__read_chk@plt+0x49ea94> │ │ │ │ @ instruction: 0xf1a54675 │ │ │ │ @ instruction: 0xf8ca0564 │ │ │ │ @ instruction: 0xf0824000 │ │ │ │ - blx fedcf35c <__read_chk@plt+0xfed69f88> │ │ │ │ - b 54c170 <__read_chk@plt+0x4e6d9c> │ │ │ │ + blx fedcf2ec <__read_chk@plt+0xfed69f18> │ │ │ │ + b 54c100 <__read_chk@plt+0x4e6d2c> │ │ │ │ svclt 0x001c22d3 │ │ │ │ orrpl pc, r0, #1124073472 @ 0x43000000 │ │ │ │ stmdacs r0, {r0, r1, r5, r7, r9, sp, lr} │ │ │ │ ldrbne lr, [r5, #-2639] @ 0xfffff5b1 │ │ │ │ strcs fp, [r0, #-3848] @ 0xfffff0f8 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ @ instruction: 0xf7fbabe1 │ │ │ │ @ instruction: 0xf7fffed5 │ │ │ │ @ instruction: 0xf8dabbdd │ │ │ │ stmdblt fp!, {ip, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-2433 @ 0xfffff67f │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - svc 0x008ef7d5 │ │ │ │ + svc 0x00c6f7d5 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ mrc2 0, 3, pc, cr0, cr4, {3} │ │ │ │ - bllt ff3ccb9c <__read_chk@plt+0xff3677c8> │ │ │ │ - blvs fe76040c <__read_chk@plt+0xfe6fb038> │ │ │ │ + bllt ff3ccb2c <__read_chk@plt+0xff367758> │ │ │ │ + blvs fe76039c <__read_chk@plt+0xfe6fafc8> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8ca6a93 │ │ │ │ ldreq r2, [ip, r0] │ │ │ │ - blvs 1584354 <__read_chk@plt+0x151ef80> │ │ │ │ + blvs 15842e4 <__read_chk@plt+0x151ef10> │ │ │ │ @ instruction: 0xe7e5b91b │ │ │ │ - blcs a9928 <__read_chk@plt+0x44554> │ │ │ │ - bvs fe742f48 <__read_chk@plt+0xfe6ddb74> │ │ │ │ + blcs a98b8 <__read_chk@plt+0x444e4> │ │ │ │ + bvs fe742ed8 <__read_chk@plt+0xfe6ddb04> │ │ │ │ ldrbtle r0, [r9], #1936 @ 0x790 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ stmdbls lr, {r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0992000 │ │ │ │ @ instruction: 0xf8d6fb0f │ │ │ │ stmdbls r6, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf851689a │ │ │ │ - bne fe75de20 <__read_chk@plt+0xfe6f8a4c> │ │ │ │ + bne fe75ddb0 <__read_chk@plt+0xfe6f89dc> │ │ │ │ ldrdcs pc, [r8], -sl │ │ │ │ ldccc 8, cr15, [r0], {65} @ 0x41 │ │ │ │ - bcs bb0f8 <__read_chk@plt+0x55d24> │ │ │ │ - blge fe9cbcec <__read_chk@plt+0xfe966918> │ │ │ │ - blcc e993c <__read_chk@plt+0x84568> │ │ │ │ + bcs bb088 <__read_chk@plt+0x55cb4> │ │ │ │ + blge fe9cbc7c <__read_chk@plt+0xfe9668a8> │ │ │ │ + blcc e98cc <__read_chk@plt+0x844f8> │ │ │ │ stmdbls r6, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldccc 8, cr15, [r0], {65} @ 0x41 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bvs fe579a70 <__read_chk@plt+0xfe51469c> │ │ │ │ + bvs fe579a00 <__read_chk@plt+0xfe51462c> │ │ │ │ @ instruction: 0xf53f0798 │ │ │ │ @ instruction: 0xf8daab97 │ │ │ │ - bvs fe0cec10 <__read_chk@plt+0xfe06983c> │ │ │ │ + bvs fe0ceba0 <__read_chk@plt+0xfe0697cc> │ │ │ │ svclt 0x0042050d │ │ │ │ orrpl pc, r0, r1, lsr #8 │ │ │ │ - bvs fe567620 <__read_chk@plt+0xfe50224c> │ │ │ │ + bvs fe5675b0 <__read_chk@plt+0xfe5021dc> │ │ │ │ andcs pc, r0, sl, asr #17 │ │ │ │ strle r0, [r9, #-1308] @ 0xfffffae4 │ │ │ │ @ instruction: 0xf9b29806 │ │ │ │ @ instruction: 0xf850100c │ │ │ │ addmi r0, r8, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xf443bfa4 │ │ │ │ addsvs r5, r3, #128, 6 │ │ │ │ ldrbmi r9, [r1], -r7, lsl #26 │ │ │ │ strtmi r9, [r8], -sl, lsl #20 │ │ │ │ @ instruction: 0xffe0f7fd │ │ │ │ @ instruction: 0xf8529a06 │ │ │ │ - blcs 9deac <__read_chk@plt+0x38ad8> │ │ │ │ - blge 1dcbe4c <__read_chk@plt+0x1d66a78> │ │ │ │ + blcs 9de3c <__read_chk@plt+0x38a68> │ │ │ │ + blge 1dcbddc <__read_chk@plt+0x1d66a08> │ │ │ │ ldccc 8, cr15, [fp], {18} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8daab6f │ │ │ │ ldmibvs sl, {ip, sp} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bvs fe7b9a0c <__read_chk@plt+0xfe754638> │ │ │ │ - blls 6e0570 <__read_chk@plt+0x67b19c> │ │ │ │ + bvs fe7b999c <__read_chk@plt+0xfe7545c8> │ │ │ │ + blls 6e0500 <__read_chk@plt+0x67b12c> │ │ │ │ tstmi ip, #13 │ │ │ │ - blx fedcacf4 <__read_chk@plt+0xfed65920> │ │ │ │ + blx fedcac84 <__read_chk@plt+0xfed658b0> │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ strmi r4, [r1], -r3, lsr #12 │ │ │ │ ldmibvs r4, {r3, r5, r9, sl, lr} │ │ │ │ sbfxmi r4, r2, #12, #1 │ │ │ │ strmi r1, [r4], -r3, asr #24 │ │ │ │ vqdmulh.s d2, d0, d4 │ │ │ │ andge r8, r2, #1879048202 @ 0x7000000a │ │ │ │ @@ -42545,82 +42517,82 @@ │ │ │ │ @ instruction: 0xfffff6a1 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ andeq r0, r0, sp, asr #14 │ │ │ │ andeq r0, r0, r3, asr #10 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdbmi r7!, {r0, r1, r4, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xe7674479 │ │ │ │ - blvs 1760524 <__read_chk@plt+0x16fb150> │ │ │ │ + blvs 17604b4 <__read_chk@plt+0x16fb0e0> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8ca6a93 │ │ │ │ ldreq r2, [r9, r0] │ │ │ │ - blvs fe584498 <__read_chk@plt+0xfe51f0c4> │ │ │ │ + blvs fe584428 <__read_chk@plt+0xfe51f054> │ │ │ │ @ instruction: 0xe7f0b91b │ │ │ │ - blcs a9b40 <__read_chk@plt+0x4476c> │ │ │ │ - bvs fe74308c <__read_chk@plt+0xfe6ddcb8> │ │ │ │ + blcs a9ad0 <__read_chk@plt+0x446fc> │ │ │ │ + bvs fe74301c <__read_chk@plt+0xfe6ddc48> │ │ │ │ ldrbtle r0, [r9], #1938 @ 0x792 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf5b5e7e7 │ │ │ │ @ instruction: 0xf6bf7f2f │ │ │ │ strb sl, [r3], #-3417 @ 0xfffff2a7 │ │ │ │ - mrrc2 1, 5, pc, r8, cr9 @ │ │ │ │ + stc2 1, cr15, [r0], {89} @ 0x59 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - blcs b5948 <__read_chk@plt+0x50574> │ │ │ │ - blge 74be00 <__read_chk@plt+0x6e6a2c> │ │ │ │ + blcs b58d8 <__read_chk@plt+0x50504> │ │ │ │ + blge 74bd90 <__read_chk@plt+0x6e69bc> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdblt fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0x461c9912 │ │ │ │ str r6, [fp, #11] │ │ │ │ - blvs fe52055c <__read_chk@plt+0xfe4bb188> │ │ │ │ + blvs fe5204ec <__read_chk@plt+0xfe4bb118> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andle r4, r6, fp, lsl #5 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blvs 12ef2cc <__read_chk@plt+0x1289ef8> │ │ │ │ + blvs 12ef25c <__read_chk@plt+0x1289e88> │ │ │ │ addmi r3, fp, #268435456 @ 0x10000000 │ │ │ │ ldmdbls r2, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andvs r2, sl, r0, lsl #8 │ │ │ │ - blvs fe7605a0 <__read_chk@plt+0xfe6fb1cc> │ │ │ │ + blvs fe760530 <__read_chk@plt+0xfe6fb15c> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldmdals r8, {r1, r2, r4, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1558262 │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge ffdcbf4c <__read_chk@plt+0xffd66b78> │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + bge ffdcbedc <__read_chk@plt+0xffd66b08> │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blx fed4cd46 <__read_chk@plt+0xfece7972> │ │ │ │ - blt ffc4cd58 <__read_chk@plt+0xffbe7984> │ │ │ │ - eorseq r0, r9, r8, lsl r6 │ │ │ │ + blx fed4ccd6 <__read_chk@plt+0xfece7902> │ │ │ │ + blt ffc4cce8 <__read_chk@plt+0xffbe7914> │ │ │ │ + eorseq r0, r9, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, r9, r0, lsl #12 │ │ │ │ - mulseq ip, r0, r8 │ │ │ │ + eorseq r0, r9, r0, ror r6 │ │ │ │ + andseq r4, ip, r4, lsr #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq lr, lr, lr, lsl #28 │ │ │ │ + eorseq lr, lr, lr, ror lr │ │ │ │ @ instruction: 0xfffff88f │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r0, r9, r0, asr #32 │ │ │ │ + ldrhteq r0, [r9], -r0 │ │ │ │ andeq r1, r0, r4, asr r5 │ │ │ │ - @ instruction: 0x001c44dc │ │ │ │ - eoreq r6, r0, sl, ror #31 │ │ │ │ - @ instruction: 0x001c41d6 │ │ │ │ - ldrheq r4, [ip], -r8 │ │ │ │ + @ instruction: 0x001c43f0 │ │ │ │ + strdeq r6, [r0], -lr @ │ │ │ │ + andseq r4, ip, sl, ror #1 │ │ │ │ + andseq r3, ip, ip, asr #31 │ │ │ │ stmdbmi r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [ip], #-277 @ 0xfffffeeb │ │ │ │ andeq pc, ip, r4, lsl #2 │ │ │ │ - blx feccb132 <__read_chk@plt+0xfec65d5e> │ │ │ │ + blx feccb0c2 <__read_chk@plt+0xfec65cee> │ │ │ │ @ instruction: 0xf8df9d06 │ │ │ │ stmiavs r0!, {r2, r3, r4, r8, fp, ip}^ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ strtmi r4, [r2], -r3, lsr #12 │ │ │ │ mcrrmi 8, 0, pc, r8, cr5 @ │ │ │ │ stc2 0, cr15, [r6], {227} @ 0xe3 │ │ │ │ @ instruction: 0xb1284601 │ │ │ │ ldmdage r4!, {r0, r1, r2, r3, r4, r5, r9, sp} │ │ │ │ - ldmdb r2!, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib sl!, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stcmi 8, cr15, [r9], {5} │ │ │ │ @ instruction: 0xf8969906 │ │ │ │ @ instruction: 0xf81130f4 │ │ │ │ @ instruction: 0xf0432c48 │ │ │ │ @ instruction: 0xf8860304 │ │ │ │ movwcs r3, #244 @ 0xf4 │ │ │ │ stccc 8, cr15, [r8], {1} │ │ │ │ @@ -42633,41 +42605,41 @@ │ │ │ │ andls r3, r1, #208, 16 @ 0xd00000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf1a59300 │ │ │ │ tstls r7, #8, 6 @ 0x20000000 │ │ │ │ vmin.s8 d20, d1, d8 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ ldmmi r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - ldmda ip, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8852300 │ │ │ │ ldrbtmi r3, [ip], #-4088 @ 0xfffff008 │ │ │ │ stmiapl ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9313 │ │ │ │ ldrbtmi r3, [sp], #-2220 @ 0xfffff754 │ │ │ │ tstls r5, #2063597568 @ 0x7b000000 │ │ │ │ tstls r1, #36, 22 @ 0x9000 │ │ │ │ tstpeq r0, #4, 2 @ p-variant is OBSOLETE │ │ │ │ - blls 233a98 <__read_chk@plt+0x1ce6c4> │ │ │ │ + blls 233a28 <__read_chk@plt+0x1ce654> │ │ │ │ @ instruction: 0xf8432240 │ │ │ │ - blls 5da0c8 <__read_chk@plt+0x574cf4> │ │ │ │ + blls 5da058 <__read_chk@plt+0x574c84> │ │ │ │ @ instruction: 0xf0e368d8 │ │ │ │ stmdacs r2, {r0, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4629dc5f │ │ │ │ strtmi r4, [fp], -sl, lsr #12 │ │ │ │ strbvs r6, [r3, #1251]! @ 0x4e3 │ │ │ │ addcc pc, r0, #14024704 @ 0xd60000 │ │ │ │ strvs r6, [r2, #1185]! @ 0x4a1 │ │ │ │ ldmvs r9, {r9, sp}^ │ │ │ │ movwls r9, #15118 @ 0x3b0e │ │ │ │ - blls 55f794 <__read_chk@plt+0x4fa3c0> │ │ │ │ - blls 633a7c <__read_chk@plt+0x5ce6a8> │ │ │ │ - blls 673a7c <__read_chk@plt+0x60e6a8> │ │ │ │ + blls 55f724 <__read_chk@plt+0x4fa350> │ │ │ │ + blls 633a0c <__read_chk@plt+0x5ce638> │ │ │ │ + blls 673a0c <__read_chk@plt+0x60e638> │ │ │ │ movtcs r9, #768 @ 0x300 │ │ │ │ @ instruction: 0xf1569811 │ │ │ │ - ldmdacs pc, {r0, r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + ldmdacs pc, {r0, r2, r4, r7, sl, fp, ip, sp, lr, pc} @ │ │ │ │ addhi pc, lr, r0, lsl #4 │ │ │ │ @ instruction: 0xf010e8df │ │ │ │ eoreq r0, r0, r0, lsr #32 │ │ │ │ orrseq r0, sl, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ @@ -42679,27 +42651,27 @@ │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ cmpeq r9, sp, ror #2 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - bls 22fdbc <__read_chk@plt+0x1ca9e8> │ │ │ │ + bls 22fd4c <__read_chk@plt+0x1ca978> │ │ │ │ stccc 8, cr15, [r8], {18} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf81280a4 │ │ │ │ - blcs 9e004 <__read_chk@plt+0x38c30> │ │ │ │ + blcs 9df94 <__read_chk@plt+0x38bc0> │ │ │ │ orrshi pc, ip, r0, asr #32 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ vld1.32 {d6-d7}, [r3 :64], r3 │ │ │ │ addsvs r5, r3, #128, 6 │ │ │ │ ubfxne pc, pc, #17, #5 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - @ instruction: 0x4603edd6 │ │ │ │ + strmi lr, [r3], -lr, lsl #28 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dfae44 │ │ │ │ ldrbtmi r1, [r9], #-2004 @ 0xfffff82c │ │ │ │ @ instruction: 0xf8dfe63a │ │ │ │ @ instruction: 0xf8df17d0 │ │ │ │ @ instruction: 0xf8df27d0 │ │ │ │ ldrbtmi r3, [r9], #-2000 @ 0xfffff830 │ │ │ │ @@ -42711,42 +42683,42 @@ │ │ │ │ @ instruction: 0xf8860304 │ │ │ │ movwcs r3, #8436 @ 0x20f4 │ │ │ │ @ instruction: 0xf7ff9309 │ │ │ │ @ instruction: 0xf8d6b9fb │ │ │ │ ldmvs fp, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8da80eb │ │ │ │ - bvs 79af54 <__read_chk@plt+0x735b80> │ │ │ │ + bvs 79aee4 <__read_chk@plt+0x735b10> │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bvs 16ef69c <__read_chk@plt+0x168a2c8> │ │ │ │ + bvs 16ef62c <__read_chk@plt+0x168a258> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ addhi pc, r0, #0 │ │ │ │ andcs r4, r4, #32, 12 @ 0x2000000 │ │ │ │ mcr2 0, 7, pc, cr4, cr4, {0} @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf896609d │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860320 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ ldmibge r6, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ - blt ffd4cf8c <__read_chk@plt+0xffce7bb8> │ │ │ │ + blt ffd4cf1c <__read_chk@plt+0xffce7b48> │ │ │ │ str r4, [fp, #-1560] @ 0xfffff9e8 │ │ │ │ smmlscs r8, pc, r8, pc @ │ │ │ │ @ instruction: 0xf8dfab34 │ │ │ │ ldrbtmi r1, [sl], #-1880 @ 0xfffff8a8 │ │ │ │ @ instruction: 0xe7274479 │ │ │ │ @ instruction: 0xf8139b06 │ │ │ │ - blcs 9e1cc <__read_chk@plt+0x38df8> │ │ │ │ + blcs 9e15c <__read_chk@plt+0x38d88> │ │ │ │ svcge 0x0047f47f │ │ │ │ @ instruction: 0xf8dfe79a │ │ │ │ andcs r1, r5, #68, 14 @ 0x1100000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r6, #-852]! @ 0xfffffcac │ │ │ │ + stc 7, cr15, [lr, #852]! @ 0x354 │ │ │ │ @ instruction: 0x3738f8df │ │ │ │ @ instruction: 0x46059a10 │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r6, r3, r8 @ │ │ │ │ andeq pc, r2, r3, lsl r0 @ │ │ │ │ @@ -42754,82 +42726,82 @@ │ │ │ │ @ instruction: 0x071cf8df │ │ │ │ andls r4, r0, r8, ror r4 │ │ │ │ andcs r4, r3, #45088768 @ 0x2b00000 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf952f133 │ │ │ │ stmdblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x461ae7fe │ │ │ │ - blvs fe520844 <__read_chk@plt+0xfe4bb470> │ │ │ │ + blvs fe5207d4 <__read_chk@plt+0xfe4bb400> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andle r4, r4, fp, lsl #5 │ │ │ │ - blvs 12fb590 <__read_chk@plt+0x12961bc> │ │ │ │ + blvs 12fb520 <__read_chk@plt+0x129614c> │ │ │ │ addmi r3, fp, #268435456 @ 0x10000000 │ │ │ │ ldmdbls r2, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ vhadd.s8 d22, d0, d10 │ │ │ │ addsmi r3, r5, #1879048194 @ 0x70000002 │ │ │ │ strcs fp, [r4], #-3852 @ 0xfffff0f4 │ │ │ │ str r2, [r7], r5, lsl #8 │ │ │ │ @ instruction: 0xf8dae7fe │ │ │ │ - bvs fe55702c <__read_chk@plt+0xfe4f1c58> │ │ │ │ + bvs fe556fbc <__read_chk@plt+0xfe4f1be8> │ │ │ │ orrpl pc, r0, #587202560 @ 0x23000000 │ │ │ │ @ instruction: 0xf8df6293 │ │ │ │ ldmdbls r1, {r4, r6, r7, r9, sl, ip, sp} │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx 1e4b3d2 <__read_chk@plt+0x1de5ffe> │ │ │ │ + blx 1e4b362 <__read_chk@plt+0x1de5f8e> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ vrhadd.s8 q12, q8, q0 │ │ │ │ and r2, r3, r2, lsl #2 │ │ │ │ mulmi sl, sl, sl │ │ │ │ tstle r3, r2, lsl #20 │ │ │ │ - blvs 17608c0 <__read_chk@plt+0x16fb4ec> │ │ │ │ + blvs 1760850 <__read_chk@plt+0x16fb47c> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0x46999d11 │ │ │ │ tstls r3, #4, 12 @ 0x400000 │ │ │ │ stmdavs r0!, {r0, r2, r3, sp, lr, pc} │ │ │ │ @ instruction: 0xf13b4629 │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbshi pc, r0, #64 @ 0x40 │ │ │ │ strtmi r6, [r9], -r0, ror #16 │ │ │ │ mcr2 1, 7, pc, cr10, cr11, {1} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blvs 19afa30 <__read_chk@plt+0x194a65c> │ │ │ │ + blvs 19af9c0 <__read_chk@plt+0x194a5ec> │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ ldrdpl pc, [r0], -sl │ │ │ │ ldcls 6, cr4, [r3], {75} @ 0x4b │ │ │ │ stccs 6, cr4, [r0, #-168] @ 0xffffff58 │ │ │ │ orrshi pc, sp, r0, asr #32 │ │ │ │ adcmi r4, r5, #160432128 @ 0x9900000 │ │ │ │ stmib sp, {r2, r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ mrcls 3, 0, r6, cr1, cr3, {0} │ │ │ │ orr sp, lr, r9, lsl #2 │ │ │ │ ldrtmi r6, [r1], -r8, ror #16 │ │ │ │ mrc2 1, 6, pc, cr0, cr11, {1} │ │ │ │ - blvs 1bfd5dc <__read_chk@plt+0x1b98208> │ │ │ │ + blvs 1bfd56c <__read_chk@plt+0x1b98198> │ │ │ │ @ instruction: 0xf00042a5 │ │ │ │ stmdavs r8!, {r2, r7, r8, pc} │ │ │ │ @ instruction: 0xf13b4631 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs feb83490 <__read_chk@plt+0xfeb1e0bc> │ │ │ │ + bvs feb83420 <__read_chk@plt+0xfeb1e04c> │ │ │ │ @ instruction: 0x07999e13 │ │ │ │ strbmi fp, [sl], -sl, asr #30 │ │ │ │ vshl.s8 d18, d5, d0 │ │ │ │ @ instruction: 0xf1002102 │ │ │ │ @ instruction: 0xf8da8185 │ │ │ │ adcmi r3, fp, #0 │ │ │ │ addshi pc, r6, #0 │ │ │ │ subcs r9, r0, #278528 @ 0x44000 │ │ │ │ - @ instruction: 0xf7d5a834 │ │ │ │ - stccs 15, cr14, [r5], {220} @ 0xdc │ │ │ │ + @ instruction: 0xf7d6a834 │ │ │ │ + stccs 8, cr14, [r5], {20} │ │ │ │ adchi pc, r2, #64 @ 0x40 │ │ │ │ @ instruction: 0x1608f8df │ │ │ │ andcs r4, r0, r2, lsr #12 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - @ instruction: 0x4603ecd2 │ │ │ │ + strmi lr, [r3], -sl, lsl #26 │ │ │ │ subsls pc, r0, sp, asr #17 │ │ │ │ stmdbne r1, {r6, r9, ip, sp, lr, pc} │ │ │ │ stmdbeq r0, {r2, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ andpl pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe6f2ad38 │ │ │ │ @ instruction: 0xf8b6461f │ │ │ │ @@ -42838,70 +42810,70 @@ │ │ │ │ @ instruction: 0xf0430304 │ │ │ │ @ instruction: 0xf8a60304 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ @ instruction: 0xf8dfb910 │ │ │ │ ldmdbls r1, {r2, r3, r6, r7, r8, sl, ip, sp} │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx ff4cb4dc <__read_chk@plt+0xff466108> │ │ │ │ + blx ff4cb46c <__read_chk@plt+0xff466098> │ │ │ │ lsllt r4, r1, #12 │ │ │ │ ldmdals r1, {r0, r1, r2, r3, r4, r5, r9, sp} │ │ │ │ - svc 0x00a8f7d5 │ │ │ │ + svc 0x00e0f7d5 │ │ │ │ movwcs r9, #2566 @ 0xa06 │ │ │ │ mcrrcc 8, 0, pc, r9, cr2 @ │ │ │ │ @ instruction: 0xf8dfe66b │ │ │ │ ldmdbls r1, {r3, r5, r7, r8, sl, ip, sp} │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx acb504 <__read_chk@plt+0xa66130> │ │ │ │ + blx acb494 <__read_chk@plt+0xa660c0> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ smlattcs r0, sl, r1, sp │ │ │ │ @ instruction: 0xf1582007 │ │ │ │ - ldrb pc, [sl], -r1, lsr #26 @ │ │ │ │ + ldrb pc, [sl], -r9, asr #25 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ vld1.32 {d6-d7}, [r2 :64], sl │ │ │ │ addsvs r5, sl, #128, 4 │ │ │ │ - blvs 1760a00 <__read_chk@plt+0x16fb62c> │ │ │ │ + blvs 1760990 <__read_chk@plt+0x16fb5bc> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8ca6a93 │ │ │ │ ldreq r2, [r9, r0] │ │ │ │ bichi pc, sl, r0, lsl #2 │ │ │ │ strbne pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - @ instruction: 0x4603ec7c │ │ │ │ + @ instruction: 0x4603ecb4 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ strt sl, [r4], sl, ror #25 │ │ │ │ - blcs b5e10 <__read_chk@plt+0x50a3c> │ │ │ │ + blcs b5da0 <__read_chk@plt+0x509cc> │ │ │ │ adchi pc, r8, r0 │ │ │ │ tstls r3, #0, 6 │ │ │ │ vst1.8 {d30-d32}, [r2 :256], r7 │ │ │ │ addsvs r5, sl, #128, 4 │ │ │ │ strmi lr, [fp], -r2, lsr #8 │ │ │ │ strcs lr, [r1], #-1189 @ 0xfffffb5b │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldrmi sl, [r3], -r3, lsr #22 │ │ │ │ @ instruction: 0xf8dfe5a4 │ │ │ │ andcs r1, r5, #44, 10 @ 0xb000000 │ │ │ │ strcs r2, [r0], #-0 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - andcs lr, r3, #23040 @ 0x5a00 │ │ │ │ + andcs lr, r3, #37376 @ 0x9200 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0742005 │ │ │ │ @ instruction: 0xf7fffb3b │ │ │ │ @ instruction: 0xf8dfbb16 │ │ │ │ ldrbtmi r0, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ @ instruction: 0xf1a5e599 │ │ │ │ - blx fed4ffa8 <__read_chk@plt+0xfeceabd4> │ │ │ │ + blx fed4ff38 <__read_chk@plt+0xfeceab64> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ ldrb r9, [sl], #-785 @ 0xfffffcef │ │ │ │ ldmdbge r4!, {r6, r9, sp} │ │ │ │ @ instruction: 0xf7d59811 │ │ │ │ - blls 24af34 <__read_chk@plt+0x1e5b60> │ │ │ │ + blls 24afa4 <__read_chk@plt+0x1e5bd0> │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ stcne 8, cr15, [r8], {19} │ │ │ │ vld1.32 {d6-d7}, [r3 :64], r3 │ │ │ │ addsvs r5, r3, #128, 6 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ usat sl, #22, r9, asr #28 │ │ │ │ ldrhtcc pc, [r4], #134 @ 0x86 @ │ │ │ │ @@ -42909,543 +42881,543 @@ │ │ │ │ @ instruction: 0xf0236300 │ │ │ │ @ instruction: 0xf0430304 │ │ │ │ @ instruction: 0xf8a60304 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ @ instruction: 0xf8dfb874 │ │ │ │ andcs r1, r5, #192, 8 @ 0xc0000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r0], #-852 @ 0xfffffcac │ │ │ │ + mrrc 7, 13, pc, r8, cr5 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf5034604 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf01330f6 │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ @ instruction: 0xf8df8157 │ │ │ │ ldrbtmi r0, [r8], #-1184 @ 0xfffffb60 │ │ │ │ strtmi r9, [r3], -r0 │ │ │ │ tstcs r1, r3, lsl #4 │ │ │ │ @ instruction: 0xf1332005 │ │ │ │ @ instruction: 0xf7fff801 │ │ │ │ andsls fp, r4, #5177344 @ 0x4f0000 │ │ │ │ - blvs fe5472b8 <__read_chk@plt+0xfe4e1ee4> │ │ │ │ + blvs fe547248 <__read_chk@plt+0xfe4e1e74> │ │ │ │ stmdacs r0, {r0, fp, ip, sp} │ │ │ │ - bcs bef08 <__read_chk@plt+0x59b34> │ │ │ │ + bcs bee98 <__read_chk@plt+0x59ac4> │ │ │ │ rscshi pc, ip, r0 │ │ │ │ @ instruction: 0x079d6a93 │ │ │ │ addsmi sp, r4, #-184549376 @ 0xf5000000 │ │ │ │ @ instruction: 0xf896bf1e │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860310 │ │ │ │ strdle r3, [pc, -r4] │ │ │ │ strbtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7d52000 │ │ │ │ - andcs lr, r1, #243712 @ 0x3b800 │ │ │ │ + andcs lr, r1, #9728 @ 0x2600 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0742004 │ │ │ │ @ instruction: 0xf7fffacf │ │ │ │ tstls r4, #2818048 @ 0x2b0000 │ │ │ │ andcs pc, r0, sl, asr #17 │ │ │ │ stmdalt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl ff74d24c <__read_chk@plt+0xff6e7e78> │ │ │ │ + ldc 7, cr15, [r2], {213} @ 0xd5 │ │ │ │ @ instruction: 0xf8dfe675 │ │ │ │ andcs r1, r5, #52, 8 @ 0x34000000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl ff54d25c <__read_chk@plt+0xff4e7e88> │ │ │ │ + stc 7, cr15, [sl], {213} @ 0xd5 │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ - blx fedcb4e4 <__read_chk@plt+0xfed66110> │ │ │ │ + blx fedcb474 <__read_chk@plt+0xfed660a0> │ │ │ │ ldmdalt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldmpl r3, {r4, r9, fp, ip, pc}^ │ │ │ │ str r9, [ip, #787] @ 0x313 │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ vmla.i8 d26, d0, d24 │ │ │ │ addsmi r2, sp, #1744830467 @ 0x68000003 │ │ │ │ @ instruction: 0xf8dad193 │ │ │ │ strcs r2, [r0], #-0 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xe750aa75 │ │ │ │ teqlt r3, r3, lsl #23 │ │ │ │ @ instruction: 0x07956a9a │ │ │ │ - blge 100c94c <__read_chk@plt+0xfa7578> │ │ │ │ - blcs aa1c0 <__read_chk@plt+0x44dec> │ │ │ │ + blge 100c8dc <__read_chk@plt+0xfa7508> │ │ │ │ + blcs aa150 <__read_chk@plt+0x44d7c> │ │ │ │ ldmibmi r8!, {r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - andcs lr, r1, #169984 @ 0x29800 │ │ │ │ + andcs lr, r1, #227328 @ 0x37800 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0742004 │ │ │ │ @ instruction: 0xf7fffa87 │ │ │ │ ldrls fp, [r9], #-2859 @ 0xfffff4d5 │ │ │ │ svclt 0x00e0f7fe │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ - bcs 98384 <__read_chk@plt+0x32fb0> │ │ │ │ - bge 15cc480 <__read_chk@plt+0x15670ac> │ │ │ │ + bcs 98314 <__read_chk@plt+0x32f40> │ │ │ │ + bge 15cc410 <__read_chk@plt+0x156703c> │ │ │ │ @ instruction: 0xf8dae72f │ │ │ │ ldcls 0, cr2, [r9], {-0} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ str sl, [r8, -sp, asr #20]! │ │ │ │ andcs r4, r5, #3817472 @ 0x3a4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe24d2f4 <__read_chk@plt+0xfe1e7f20> │ │ │ │ + bl ff04d284 <__read_chk@plt+0xfefe7eb0> │ │ │ │ strbmi r4, [r8], -r4, lsl #12 │ │ │ │ stc2l 0, cr15, [r2, #-148]! @ 0xffffff6c │ │ │ │ @ instruction: 0x211ff896 │ │ │ │ @ instruction: 0xf1400793 │ │ │ │ - bmi ff96f78c <__read_chk@plt+0xff90a3b8> │ │ │ │ + bmi ff96f71c <__read_chk@plt+0xff90a348> │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strtmi r0, [r3], -r0, lsl #4 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf1322004 │ │ │ │ @ instruction: 0xf7feff91 │ │ │ │ ldmib sp, {r0, r1, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ vcge.s8 d22, d0, d3 │ │ │ │ vqdmlal.s , d4, d1 │ │ │ │ tstls r4, #0, 18 │ │ │ │ @ instruction: 0x4615e597 │ │ │ │ - bcs aa228 <__read_chk@plt+0x44e54> │ │ │ │ + bcs aa1b8 <__read_chk@plt+0x44de4> │ │ │ │ @ instruction: 0xe65ed1fb │ │ │ │ usat r9, #25, r9, lsl #24 │ │ │ │ @ instruction: 0x46156a93 │ │ │ │ andeq lr, r1, r3, lsl #20 │ │ │ │ tstle r2, r2, lsl #16 │ │ │ │ - bcs aa2a0 <__read_chk@plt+0x44ecc> │ │ │ │ + bcs aa230 <__read_chk@plt+0x44e5c> │ │ │ │ @ instruction: 0x079bd1f6 │ │ │ │ svclt 0x00424691 │ │ │ │ strcs r4, [sp], #-1705 @ 0xfffff957 │ │ │ │ strle r4, [r5], #-1611 @ 0xfffff9b5 │ │ │ │ - bvs fe74792c <__read_chk@plt+0xfe6e2558> │ │ │ │ + bvs fe7478bc <__read_chk@plt+0xfe6e24e8> │ │ │ │ @ instruction: 0x0792241d │ │ │ │ rscshi pc, pc, r0, asr #2 │ │ │ │ - blvs 1760c8c <__read_chk@plt+0x16fb8b8> │ │ │ │ + blvs 1760c1c <__read_chk@plt+0x16fb848> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8da4699 │ │ │ │ adcmi r3, fp, #0 │ │ │ │ rscshi pc, r8, r0 │ │ │ │ subcs r9, r0, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf7d5a834 │ │ │ │ - @ instruction: 0x06e3ee3e │ │ │ │ + @ instruction: 0x06e3ee76 │ │ │ │ tstphi r4, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [r9], #-2498 @ 0xfffff63e │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - bl dcd398 <__read_chk@plt+0xd67fc4> │ │ │ │ + bl 1bcd328 <__read_chk@plt+0x1b67f54> │ │ │ │ subsls pc, r0, sp, asr #17 │ │ │ │ strbt r4, [r1], -r3, lsl #12 │ │ │ │ andcs r4, r5, #3112960 @ 0x2f8000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl b4d3ac <__read_chk@plt+0xae7fd8> │ │ │ │ + bl 194d33c <__read_chk@plt+0x18e7f68> │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ andcs r2, r4, r1, lsl #4 │ │ │ │ - blx 3cb634 <__read_chk@plt+0x366260> │ │ │ │ + blx 3cb5c4 <__read_chk@plt+0x3661f0> │ │ │ │ svclt 0x0068f7fe │ │ │ │ ldmibmi r8!, {r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 7cd3c8 <__read_chk@plt+0x767ff4> │ │ │ │ + bl 15cd358 <__read_chk@plt+0x1567f84> │ │ │ │ ldrb r4, [r7, #-1537]! @ 0xfffff9ff │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 5b9dc4 <__read_chk@plt+0x5549f0> │ │ │ │ + blls 5b9d54 <__read_chk@plt+0x554980> │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ mrshi pc, LR_und @ │ │ │ │ addsmi r9, ip, #20, 22 @ 0x5000 │ │ │ │ svcge 0x0018f43f │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ @ instruction: 0xf0439a14 │ │ │ │ @ instruction: 0xf8860310 │ │ │ │ @ instruction: 0xe71f30f4 │ │ │ │ @ instruction: 0xf43f4294 │ │ │ │ @ instruction: 0xf896af0d │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860310 │ │ │ │ - bcs 9b888 <__read_chk@plt+0x364b4> │ │ │ │ + bcs 9b818 <__read_chk@plt+0x36444> │ │ │ │ svcge 0x0014f47f │ │ │ │ svclt 0x003cf7fe │ │ │ │ msreq SPSR_s, #1073741865 @ 0x40000029 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ tstls r1, #1490944 @ 0x16c000 │ │ │ │ - bllt 14d4cc <__read_chk@plt+0xe80f8> │ │ │ │ + bllt 14d45c <__read_chk@plt+0xe8088> │ │ │ │ msreq SPSR_sc, r5, lsr #3 │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ @ instruction: 0xf7ff0949 │ │ │ │ @ instruction: 0xf8d6ba8b │ │ │ │ @ instruction: 0xf8da1280 │ │ │ │ stmdavs fp, {r3, sp} │ │ │ │ stmiavs r9, {r3, r7, fp, sp, lr}^ │ │ │ │ - bne 1755d5c <__read_chk@plt+0x16f0988> │ │ │ │ - bcs 9e0f8 <__read_chk@plt+0x38d24> │ │ │ │ - blcs bf158 <__read_chk@plt+0x59d84> │ │ │ │ - blvs 1546910 <__read_chk@plt+0x14e153c> │ │ │ │ - blcs 9e104 <__read_chk@plt+0x38d30> │ │ │ │ - bcs bf164 <__read_chk@plt+0x59d90> │ │ │ │ + bne 1755cec <__read_chk@plt+0x16f0918> │ │ │ │ + bcs 9e088 <__read_chk@plt+0x38cb4> │ │ │ │ + blcs bf0e8 <__read_chk@plt+0x59d14> │ │ │ │ + blvs 15468a0 <__read_chk@plt+0x14e14cc> │ │ │ │ + blcs 9e094 <__read_chk@plt+0x38cc0> │ │ │ │ + bcs bf0f4 <__read_chk@plt+0x59d20> │ │ │ │ strdlt sp, [r2, r9] │ │ │ │ andcs r6, r0, r2, asr fp │ │ │ │ and fp, ip, sl, lsr #18 │ │ │ │ andcc r6, r1, r2, asr fp │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bvs fe57a034 <__read_chk@plt+0xfe514c60> │ │ │ │ + bvs fe579fc4 <__read_chk@plt+0xfe514bf0> │ │ │ │ orreq pc, r2, #3 │ │ │ │ rscsle r2, r5, r2, lsl #22 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmibmi r9, {r1, r2, r3, r4, r5, r7, r9, fp, sp, pc} │ │ │ │ uxtab16 r4, ip, r9, ror #8 │ │ │ │ andcs r4, r5, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - @ instruction: 0xe6a5eaba │ │ │ │ + @ instruction: 0xe6a5eaf2 │ │ │ │ stmdblt r3!, {r0, r1, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ - blvs fe788e0c <__read_chk@plt+0xfe723a38> │ │ │ │ + blvs fe788d9c <__read_chk@plt+0xfe7239c8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs fe73ae08 <__read_chk@plt+0xfe6d5a34> │ │ │ │ + bvs fe73ad98 <__read_chk@plt+0xfe6d59c4> │ │ │ │ ldrbtle r0, [r8], #1938 @ 0x792 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ tstls r4, #40, 12 @ 0x2800000 │ │ │ │ mcrlt 7, 7, pc, cr14, cr14, {7} @ │ │ │ │ @ instruction: 0x464b9414 │ │ │ │ - bvs fe535db4 <__read_chk@plt+0xfe4d09e0> │ │ │ │ + bvs fe535d44 <__read_chk@plt+0xfe4d0970> │ │ │ │ svclt 0x005c0790 │ │ │ │ @ instruction: 0xf04f464c │ │ │ │ ldrle r0, [r9], #-2305 @ 0xfffff6ff │ │ │ │ subcs r9, r0, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf7d5a834 │ │ │ │ - ldcls 13, cr14, [r4, #-616] @ 0xfffffd98 │ │ │ │ + ldcls 13, cr14, [r4, #-840] @ 0xfffffcb8 │ │ │ │ @ instruction: 0xf0199414 │ │ │ │ @ instruction: 0xf0000008 │ │ │ │ @ instruction: 0xf019808d │ │ │ │ @ instruction: 0xf0000010 │ │ │ │ ldmdbmi r2!, {r1, r4, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - strmi lr, [r3], -sl, lsl #21 │ │ │ │ - bmi 1c88c80 <__read_chk@plt+0x1c238ac> │ │ │ │ + strmi lr, [r3], -r2, asr #21 │ │ │ │ + bmi 1c88c10 <__read_chk@plt+0x1c2383c> │ │ │ │ smlsdx r8, sl, r4, r4 │ │ │ │ vfma.f32 d25, d0, d4 │ │ │ │ and r2, r1, r2 │ │ │ │ @ instruction: 0x461c6a9a │ │ │ │ tsteq r0, r2, lsl #20 │ │ │ │ tstle r2, r2, lsl #18 │ │ │ │ - blcs aa448 <__read_chk@plt+0x45074> │ │ │ │ + blcs aa3d8 <__read_chk@plt+0x45004> │ │ │ │ @ instruction: 0x0792d1f6 │ │ │ │ @ instruction: 0xf04fd539 │ │ │ │ and r0, r4, r9, lsl #18 │ │ │ │ @ instruction: 0xf04f6aa3 │ │ │ │ @ instruction: 0x07990919 │ │ │ │ @ instruction: 0x4623d51d │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ tstls r4, #-2147483587 @ 0x8000003d │ │ │ │ @ instruction: 0x079d6a9b │ │ │ │ - blls 5bf304 <__read_chk@plt+0x559f30> │ │ │ │ + blls 5bf294 <__read_chk@plt+0x559ec0> │ │ │ │ strb sp, [r3, r5, lsl #8] │ │ │ │ @ instruction: 0xf04f6a9a │ │ │ │ ldreq r0, [r0, r9, lsl #18] │ │ │ │ ldrmi sp, [sp], -sl, lsl #10 │ │ │ │ - blcs aa464 <__read_chk@plt+0x45090> │ │ │ │ + blcs aa3f4 <__read_chk@plt+0x45020> │ │ │ │ tstls r4, #-2147483587 @ 0x8000003d │ │ │ │ subcs r9, r0, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf7d5a834 │ │ │ │ - sbfx lr, r4, #26, #27 │ │ │ │ + ldr lr, [sl, ip, lsl #27]! │ │ │ │ tstls r4, #30408704 @ 0x1d00000 │ │ │ │ ldrls lr, [r4], #-2038 @ 0xfffff80a │ │ │ │ ldrmi lr, [r9], lr, lsr #15 │ │ │ │ smlad r2, sp, r6, r4 │ │ │ │ subcs r9, r0, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf004a834 │ │ │ │ @ instruction: 0xf7d5040e │ │ │ │ - stccs 13, cr14, [r4], {68} @ 0x44 │ │ │ │ + stccs 13, cr14, [r4], {124} @ 0x7c │ │ │ │ stmdbmi sp, {r1, r8, ip, lr, pc}^ │ │ │ │ smlsdx r5, r9, r4, r4 │ │ │ │ ldrbtmi r4, [r9], #-2380 @ 0xfffff6b4 │ │ │ │ ldrls lr, [r4], #-1794 @ 0xfffff8fe │ │ │ │ stmdbeq r9, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe797461c │ │ │ │ ldrbtmi r4, [r9], #-2377 @ 0xfffff6b7 │ │ │ │ @ instruction: 0xf8dae6fa │ │ │ │ stmdacs sl, {ip, sp} │ │ │ │ vld1.32 {d6-d7}, [r2 :64], sl │ │ │ │ addsvs r5, sl, #128, 4 │ │ │ │ mcrrge 4, 7, pc, lr, cr15 @ │ │ │ │ - blvs fe760ec4 <__read_chk@plt+0xfe6fbaf0> │ │ │ │ + blvs fe760e54 <__read_chk@plt+0xfe6fba80> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8ca6a93 │ │ │ │ ldreq r2, [ip, r0] │ │ │ │ stmdbmi r0, {r1, r3, sl, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - @ instruction: 0x4603ea1c │ │ │ │ + @ instruction: 0x4603ea54 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ strb sl, [r4], #-2698 @ 0xfffff576 │ │ │ │ ldmdblt fp, {r0, r1, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ - blvs 178964c <__read_chk@plt+0x1724278> │ │ │ │ + blvs 17895dc <__read_chk@plt+0x1724208> │ │ │ │ rscle r2, lr, r0, lsl #22 │ │ │ │ @ instruction: 0x07906a9a │ │ │ │ @ instruction: 0xf8cad4f9 │ │ │ │ strb r3, [r8, r0]! │ │ │ │ @ instruction: 0xe6079a14 │ │ │ │ str r2, [r0, #-1037]! @ 0xfffffbf3 │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ @ instruction: 0xf7d54479 │ │ │ │ - strmi lr, [r3], -r2, lsl #20 │ │ │ │ + @ instruction: 0x4603ea3a │ │ │ │ @ instruction: 0xf7d5e530 │ │ │ │ - ldmdbmi r0!, {r1, r2, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmdbmi r0!, {r1, r2, r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmib r8!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b ccd5a0 <__read_chk@plt+0xc681cc> │ │ │ │ str r4, [r7, #-1539]! @ 0xfffff9fd │ │ │ │ - eorseq lr, lr, lr, asr #6 │ │ │ │ - mlaseq r1, r2, fp, ip │ │ │ │ - eorseq ip, r1, r2, asr fp │ │ │ │ - andseq r3, ip, lr, ror #27 │ │ │ │ - eorseq r3, r9, lr, ror #13 │ │ │ │ - eorseq ip, r1, r2, lsl fp │ │ │ │ - ldrhteq lr, [lr], -r8 │ │ │ │ - andseq r3, ip, r0, lsr sp │ │ │ │ - andseq fp, fp, r6, lsl r6 │ │ │ │ - andseq fp, fp, r6, lsl #6 │ │ │ │ - andseq fp, fp, r8, lsl #6 │ │ │ │ - andseq fp, fp, lr, lsl #6 │ │ │ │ - eorseq r8, r1, sl, lsr #26 │ │ │ │ - andseq r8, sp, ip, asr r4 │ │ │ │ - andseq r3, ip, lr, lsl #23 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r3, ip, r4, lsl fp │ │ │ │ - ldrhteq lr, [lr], -r0 │ │ │ │ - @ instruction: 0x001c3bd4 │ │ │ │ - eorseq sp, lr, r4, lsr #31 │ │ │ │ - eorseq sp, lr, ip, ror pc │ │ │ │ - andseq r3, ip, r8, ror #20 │ │ │ │ - andseq r3, ip, r0, asr #18 │ │ │ │ - eorseq ip, r1, r2, lsr r7 │ │ │ │ - andseq r3, ip, r2, ror #17 │ │ │ │ - andseq r3, ip, r2, ror r8 │ │ │ │ - @ instruction: 0x001c38f0 │ │ │ │ - andseq r3, ip, sl, ror r8 │ │ │ │ - andseq r3, ip, r6, lsr #17 │ │ │ │ + ldrhteq lr, [lr], -lr │ │ │ │ + mlaseq r1, r6, sl, ip │ │ │ │ + eorseq ip, r1, r6, asr sl │ │ │ │ + andseq r3, ip, r2, lsl #26 │ │ │ │ + eorseq r3, r9, lr, asr r7 │ │ │ │ + eorseq ip, r1, r6, lsl sl │ │ │ │ + eorseq lr, lr, r8, lsr #6 │ │ │ │ + andseq r3, ip, r4, asr #24 │ │ │ │ + andseq fp, fp, lr, asr r5 │ │ │ │ + andseq fp, fp, lr, asr #4 │ │ │ │ + andseq fp, fp, r0, asr r2 │ │ │ │ + andseq fp, fp, r6, asr r2 │ │ │ │ + eorseq r8, r1, lr, lsr #24 │ │ │ │ + andseq r8, sp, r0, ror r3 │ │ │ │ + andseq r3, ip, r2, lsr #21 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r3, ip, r8, lsr #20 │ │ │ │ + eorseq lr, lr, r0, lsr #2 │ │ │ │ + andseq r3, ip, r8, ror #21 │ │ │ │ + eorseq lr, lr, r4, lsl r0 │ │ │ │ + eorseq sp, lr, ip, ror #31 │ │ │ │ + andseq r3, ip, ip, ror r9 │ │ │ │ + andseq r3, ip, r4, asr r8 │ │ │ │ + eorseq ip, r1, r6, lsr r6 │ │ │ │ + @ instruction: 0x001c37f6 │ │ │ │ + andseq r3, ip, r6, lsl #15 │ │ │ │ + andseq r3, ip, r4, lsl #16 │ │ │ │ + andseq r3, ip, lr, lsl #15 │ │ │ │ + @ instruction: 0x001c37ba │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ - andseq r3, ip, r8, ror r8 │ │ │ │ - andseq r3, ip, r2, lsl #20 │ │ │ │ - eorseq ip, r1, ip, lsl #11 │ │ │ │ - andseq r3, ip, lr, lsr #16 │ │ │ │ - andseq r3, ip, r2, lsl #15 │ │ │ │ - andseq r3, ip, sl, lsl r7 │ │ │ │ - andseq r3, ip, ip, lsl #13 │ │ │ │ - andseq r3, ip, r8, lsr r6 │ │ │ │ - andseq r3, ip, ip, ror #14 │ │ │ │ - andseq r3, ip, r4, ror #10 │ │ │ │ - andseq sl, fp, r4, lsr #30 │ │ │ │ - andseq r3, ip, lr, lsl #12 │ │ │ │ - andseq r3, ip, lr, asr r6 │ │ │ │ - mulseq ip, r8, r5 │ │ │ │ - andseq r3, ip, ip, lsr #13 │ │ │ │ - andseq r3, ip, r2, ror r6 │ │ │ │ + andseq r3, ip, ip, lsl #15 │ │ │ │ + andseq r3, ip, r6, lsl r9 │ │ │ │ + mlaseq r1, r0, r4, ip │ │ │ │ + andseq r3, ip, r2, asr #14 │ │ │ │ + mulseq ip, r6, r6 │ │ │ │ + andseq r3, ip, lr, lsr #12 │ │ │ │ + andseq r3, ip, r0, lsr #11 │ │ │ │ + andseq r3, ip, ip, asr #10 │ │ │ │ + andseq r3, ip, r0, lsl #13 │ │ │ │ + andseq r3, ip, r8, ror r4 │ │ │ │ + andseq sl, fp, ip, ror #28 │ │ │ │ + andseq r3, ip, r2, lsr #10 │ │ │ │ + andseq r3, ip, r2, ror r5 │ │ │ │ + andseq r3, ip, ip, lsr #9 │ │ │ │ + andseq r3, ip, r0, asr #11 │ │ │ │ + andseq r3, ip, r6, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl febe6980 <__read_chk@plt+0xfeb815ac> │ │ │ │ + bl febe6910 <__read_chk@plt+0xfeb8153c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 753748 <__read_chk@plt+0x6ee374> │ │ │ │ - blmi 77b998 <__read_chk@plt+0x7165c4> │ │ │ │ + bmi 7536d8 <__read_chk@plt+0x6ee304> │ │ │ │ + blmi 77b928 <__read_chk@plt+0x716554> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwls r6, #2051 @ 0x803 │ │ │ │ - blvs fe73bf0c <__read_chk@plt+0xfe6d6b38> │ │ │ │ - blvs 16fbbcc <__read_chk@plt+0x16967f8> │ │ │ │ - blvs 16e84ec <__read_chk@plt+0x1683118> │ │ │ │ + blvs fe73be9c <__read_chk@plt+0xfe6d6ac8> │ │ │ │ + blvs 16fbb5c <__read_chk@plt+0x1696788> │ │ │ │ + blvs 16e847c <__read_chk@plt+0x16830a8> │ │ │ │ orrvs fp, sl, #1073741824 @ 0x40000000 │ │ │ │ eorseq pc, r4, r3, lsl #2 │ │ │ │ stmib r3, {r9, sp}^ │ │ │ │ @ instruction: 0xf7fe220d │ │ │ │ stmdals r0, {r0, r1, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #16 │ │ │ │ - blx f4bd2c <__read_chk@plt+0xee6958> │ │ │ │ + @ instruction: 0xf9e2f15a │ │ │ │ stmdavs r3, {fp, ip, pc}^ │ │ │ │ andcc fp, r4, r3, lsl r1 │ │ │ │ - blx dcbd38 <__read_chk@plt+0xd66964> │ │ │ │ + @ instruction: 0xf9dcf15a │ │ │ │ @ instruction: 0xf15a4668 │ │ │ │ - bmi 30e09c <__read_chk@plt+0x2a8cc8> │ │ │ │ + bmi 30decc <__read_chk@plt+0x2a8af8> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ - blx 1cd966 <__read_chk@plt+0x168592> │ │ │ │ - stmia r4!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq pc, [r8], -r8 @ │ │ │ │ + blx 1cd8f6 <__read_chk@plt+0x168522> │ │ │ │ + ldmdb ip, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq pc, r8, r8, ror #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r8, sl, lsr #1 │ │ │ │ + eorseq pc, r8, sl, lsl r1 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrmi fp, [r1], r5, lsl #1 │ │ │ │ @ instruction: 0x461e4a9d │ │ │ │ @ instruction: 0x460c4b9d │ │ │ │ andls r4, r1, sl, ror r4 │ │ │ │ ldrsbthi pc, [r8], -sp @ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ @ instruction: 0xf8d90300 │ │ │ │ - blcs 9b834 <__read_chk@plt+0x36460> │ │ │ │ + blcs 9b7c4 <__read_chk@plt+0x363f0> │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04f464b │ │ │ │ @ instruction: 0xf8530a00 │ │ │ │ @ instruction: 0xf10a2f04 │ │ │ │ - bcs 9204c <__read_chk@plt+0x2cc78> │ │ │ │ + bcs 91fdc <__read_chk@plt+0x2cc08> │ │ │ │ stmdavs r2!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ svccs 0x00006917 │ │ │ │ tstphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [fp], #-2959 @ 0xfffff471 │ │ │ │ - blcs a99c8 <__read_chk@plt+0x445f4> │ │ │ │ + blcs a9958 <__read_chk@plt+0x44584> │ │ │ │ ldmdbvs fp!, {r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ tstpeq r4, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - blcs b3c68 <__read_chk@plt+0x4e894> │ │ │ │ - blls c393c <__read_chk@plt+0x5e568> │ │ │ │ + blcs b3bf8 <__read_chk@plt+0x4e824> │ │ │ │ + blls c38cc <__read_chk@plt+0x5e4f8> │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ suble r2, sl, r0, lsl #18 │ │ │ │ stmdbcs r0, {r0, r3, fp, ip, sp, lr} │ │ │ │ strcs sp, [r0, #-71] @ 0xffffffb9 │ │ │ │ svccs 0x0004f853 │ │ │ │ - bcs 9cc88 <__read_chk@plt+0x378b4> │ │ │ │ - bl 344070 <__read_chk@plt+0x2dec9c> │ │ │ │ + bcs 9cc18 <__read_chk@plt+0x37844> │ │ │ │ + bl 344000 <__read_chk@plt+0x2dec2c> │ │ │ │ svcls 0x00000305 │ │ │ │ ldrtmi r3, [r8], -r1, lsl #6 │ │ │ │ - bleq fe18a1d0 <__read_chk@plt+0xfe124dfc> │ │ │ │ - @ instruction: 0xf15b4659 │ │ │ │ - stmdavs r1!, {r0, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ + bleq fe18a160 <__read_chk@plt+0xfe124d8c> │ │ │ │ + @ instruction: 0xf15a4659 │ │ │ │ + stmdavs r1!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs sl, {r0, r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ andcc fp, r1, #24, 30 @ 0x60 │ │ │ │ - blle 360300 <__read_chk@plt+0x2faf2c> │ │ │ │ + blle 360290 <__read_chk@plt+0x2faebc> │ │ │ │ addeq lr, r2, #3072 @ 0xc00 │ │ │ │ streq lr, [r5, #2819] @ 0xb03 │ │ │ │ svcne 0x0010449b │ │ │ │ stmdbcs r4, {r0, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ stccs 8, cr15, [r4, #-300] @ 0xfffffed4 │ │ │ │ mvnsle r4, r8, lsr #5 │ │ │ │ sub r2, r6, r0, lsl #10 │ │ │ │ @ instruction: 0xf10769fb │ │ │ │ tstls r0, ip, lsl r1 │ │ │ │ bicle r2, sl, r0, lsl #22 │ │ │ │ ldrdvs r6, [r0], -r0 @ │ │ │ │ - blcs aa5e8 <__read_chk@plt+0x45214> │ │ │ │ + blcs aa578 <__read_chk@plt+0x451a4> │ │ │ │ sbchi pc, r6, r0, asr #32 │ │ │ │ streq pc, [r1, #-266] @ 0xfffffef6 │ │ │ │ strtmi r0, [r8], -sp, lsr #1 │ │ │ │ - blx 84be56 <__read_chk@plt+0x7e6a82> │ │ │ │ + blx ff24bde4 <__read_chk@plt+0xff1e6a10> │ │ │ │ strtmi r9, [sl], -r0, lsl #30 │ │ │ │ eorsvs r2, r8, r0, lsl #2 │ │ │ │ - stc 7, cr15, [r0, #848]! @ 0x350 │ │ │ │ + ldcl 7, cr15, [r8, #848] @ 0x350 │ │ │ │ ldmdavs fp!, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d92000 │ │ │ │ mrsvs r2, (UNDEF: 72) │ │ │ │ stmiblt lr, {r1, r3, r4, sp, lr}^ │ │ │ │ svcls 0x0000e01a │ │ │ │ streq pc, [r1, #-266] @ 0xfffffef6 │ │ │ │ - bleq cba50 <__read_chk@plt+0x6667c> │ │ │ │ + bleq cb9e0 <__read_chk@plt+0x6660c> │ │ │ │ andslt pc, r4, r2, asr #17 │ │ │ │ adceq r4, sp, r8, lsr r6 │ │ │ │ - blx ff54bcda <__read_chk@plt+0xff4e6906> │ │ │ │ + blx ff54bc6a <__read_chk@plt+0xff4e6896> │ │ │ │ @ instruction: 0xf15a4628 │ │ │ │ - strtmi pc, [sl], -r1, lsl #22 │ │ │ │ + strtmi pc, [sl], -r9, lsr #21 │ │ │ │ eorsvs r4, r8, r9, asr r6 │ │ │ │ - stc 7, cr15, [r4, #848] @ 0x350 │ │ │ │ + ldc 7, cr15, [ip, #848]! @ 0x350 │ │ │ │ @ instruction: 0xf8d9683b │ │ │ │ stmdavs r1!, {sp} │ │ │ │ tstlt lr, sl, lsl r0 │ │ │ │ eorsvs r1, r3, fp, lsl #26 │ │ │ │ - blcs a9a70 <__read_chk@plt+0x4469c> │ │ │ │ + blcs a9a00 <__read_chk@plt+0x4462c> │ │ │ │ addhi pc, r6, r0 │ │ │ │ strcs r1, [r1, #-3336] @ 0xfffff2f8 │ │ │ │ - @ instruction: 0xf974f15a │ │ │ │ + @ instruction: 0xf91cf15a │ │ │ │ stmdavs r1!, {r8, r9, fp, ip, pc} │ │ │ │ strmi r6, [sl, #2075]! @ 0x81b │ │ │ │ @ instruction: 0xf1b8dd44 │ │ │ │ - bl 2d0160 <__read_chk@plt+0x26ad8c> │ │ │ │ + bl 2d00f0 <__read_chk@plt+0x26ad1c> │ │ │ │ svclt 0x00180b85 │ │ │ │ ldrmi r2, [r7], -r1, lsl #4 │ │ │ │ tstlt r6, r8 │ │ │ │ movwcc r6, #19275 @ 0x4b4b │ │ │ │ - blls a7a40 <__read_chk@plt+0x4266c> │ │ │ │ + blls a79d0 <__read_chk@plt+0x425fc> │ │ │ │ strmi r3, [sl, #1281]! @ 0x501 │ │ │ │ eorsle r6, r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf85b694a │ │ │ │ strtmi r0, [sl], #-2820 @ 0xfffff4fc │ │ │ │ @ instruction: 0xf843443a │ │ │ │ strtmi r0, [r0], -r2, lsr #32 │ │ │ │ ldrdls pc, [r4], -r1 │ │ │ │ - blx ffbcd98c <__read_chk@plt+0xffb685b8> │ │ │ │ + blx ffbcd91c <__read_chk@plt+0xffb68548> │ │ │ │ @ instruction: 0xf1b86822 │ │ │ │ svclt 0x00180f00 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c26b91 │ │ │ │ - blvs 3739b8 <__read_chk@plt+0x30e5e4> │ │ │ │ + blvs 373948 <__read_chk@plt+0x30e574> │ │ │ │ stmvs r9, {r3, r8, fp, sp, lr} │ │ │ │ addsvs r6, r1, r3, lsl r3 │ │ │ │ stmdavs r2!, {r4, r8, sp, lr} │ │ │ │ ldmib r1, {r0, r4, r7, r8, r9, fp, sp, lr}^ │ │ │ │ stmib r2, {r0, r1, r2, r8, r9}^ │ │ │ │ - bvs ff2905dc <__read_chk@plt+0xff22b208> │ │ │ │ + bvs ff29056c <__read_chk@plt+0xff22b198> │ │ │ │ sbcsvs r6, r0, #2277376 @ 0x22c000 │ │ │ │ stmdavs r3!, {r0, r1, r4, r7, r8, sp, lr} │ │ │ │ mlavs r1, r9, fp, r6 │ │ │ │ @ instruction: 0xf8c1d1cd │ │ │ │ cdpcs 0, 0, cr8, cr0, cr4, {0} │ │ │ │ stcne 0, cr13, [fp, #-820] @ 0xfffffccc │ │ │ │ - blls a7aa8 <__read_chk@plt+0x426d4> │ │ │ │ + blls a7a38 <__read_chk@plt+0x42664> │ │ │ │ strmi r3, [sl, #1281]! @ 0x501 │ │ │ │ bicle r6, fp, fp, lsl r8 │ │ │ │ - bvs ff3a9a50 <__read_chk@plt+0xff34467c> │ │ │ │ + bvs ff3a99e0 <__read_chk@plt+0xff34460c> │ │ │ │ strcs fp, [r0, #-794] @ 0xfffffce6 │ │ │ │ and sl, r4, r2, lsl #28 │ │ │ │ - blvs 199cdf8 <__read_chk@plt+0x1937a24> │ │ │ │ + blvs 199cd88 <__read_chk@plt+0x19379b4> │ │ │ │ eorcs pc, r5, r3, asr r8 @ │ │ │ │ stmdavs r2!, {r1, r3, r4, r6, r7, r8, ip, sp, pc}^ │ │ │ │ - bcs a7f94 <__read_chk@plt+0x42bc0> │ │ │ │ + bcs a7f24 <__read_chk@plt+0x42b50> │ │ │ │ stmdals r1, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fc4621 │ │ │ │ - bvs ff98f948 <__read_chk@plt+0xff92a574> │ │ │ │ - bvs fe773a18 <__read_chk@plt+0xfe70e644> │ │ │ │ + bvs ff98f8d8 <__read_chk@plt+0xff92a504> │ │ │ │ + bvs fe7739a8 <__read_chk@plt+0xfe70e5d4> │ │ │ │ ldrle r0, [fp, #-1691] @ 0xfffff965 │ │ │ │ - blx ff54bb4e <__read_chk@plt+0xff4e677a> │ │ │ │ + blx ff54bade <__read_chk@plt+0xff4e670a> │ │ │ │ rsbvs r4, r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf15a4630 │ │ │ │ - blls cde50 <__read_chk@plt+0x68a7c> │ │ │ │ - blvs 199ce2c <__read_chk@plt+0x1937a58> │ │ │ │ + blls cdc80 <__read_chk@plt+0x688ac> │ │ │ │ + blvs 199cdbc <__read_chk@plt+0x19379e8> │ │ │ │ @ instruction: 0xf853681b │ │ │ │ - bcs 97ac4 <__read_chk@plt+0x326f0> │ │ │ │ - bmi 7041c0 <__read_chk@plt+0x69edec> │ │ │ │ + bcs 97a54 <__read_chk@plt+0x32680> │ │ │ │ + bmi 704150 <__read_chk@plt+0x69ed7c> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r0, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - ldc2 1, cr15, [sl], #-460 @ 0xfffffe34 │ │ │ │ + blx ff94bfae <__read_chk@plt+0xff8e6bda> │ │ │ │ strb r4, [r2, r3, lsl #12]! │ │ │ │ strcs r9, [r1, #-2816] @ 0xfffff500 │ │ │ │ @ instruction: 0xe77c681b │ │ │ │ @ instruction: 0xf7ff3034 │ │ │ │ stmdavs r0!, {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs aa774 <__read_chk@plt+0x453a0> │ │ │ │ + blcs aa704 <__read_chk@plt+0x45330> │ │ │ │ svcge 0x003af43f │ │ │ │ - bvs ff16a5d8 <__read_chk@plt+0xff105204> │ │ │ │ + bvs ff16a568 <__read_chk@plt+0xff105194> │ │ │ │ smlalsle r4, r3, sl, r2 │ │ │ │ stmdavs sl, {r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs r7, {r1, r3, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ movwcs sl, #3817 @ 0xee9 │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {0} │ │ │ │ - svc 0x0098f7d4 │ │ │ │ - eorseq pc, r8, r8, rrx │ │ │ │ + svc 0x00d0f7d4 │ │ │ │ + ldrsbteq pc, [r8], -r8 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq lr, r2, r8, sp │ │ │ │ - eorseq lr, r8, lr, asr #28 │ │ │ │ + eorseq sp, lr, r2, lsl #18 │ │ │ │ + ldrhteq lr, [r8], -lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febe6ca4 <__read_chk@plt+0xfeb818d0> │ │ │ │ + bl febe6c34 <__read_chk@plt+0xfeb81860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 1013a0c <__read_chk@plt+0xfae638> │ │ │ │ + bmi 101399c <__read_chk@plt+0xfae5c8> │ │ │ │ stmdavs r4, {r0, r2, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [sl], #-2877 @ 0xfffff4c3 │ │ │ │ ldmpl r3, {r1, r2, r5, r8, fp, sp, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsble r2, sp, r0, lsl #28 │ │ │ │ @ instruction: 0x46054a39 │ │ │ │ @@ -43455,144 +43427,144 @@ │ │ │ │ ldclne 8, cr6, [fp], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0xf850009a │ │ │ │ stmne r3, {r0, r1, r5, lr, pc} │ │ │ │ svceq 0x0000f1bc │ │ │ │ stmpl r1, {r2, r4, r5, ip, lr, pc} │ │ │ │ addpl r3, r1, r4, lsl #20 │ │ │ │ ldmdavs sl, {r0, r5, r8, ip, sp, pc}^ │ │ │ │ - blcs 1cdc00 <__read_chk@plt+0x16882c> │ │ │ │ + blcs 1cdb90 <__read_chk@plt+0x1687bc> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ addsmi r6, ip, #929792 @ 0xe3000 │ │ │ │ - blmi bc3bcc <__read_chk@plt+0xb5e7f8> │ │ │ │ + blmi bc3b5c <__read_chk@plt+0xb5e788> │ │ │ │ ldrbtmi r6, [fp], #-2914 @ 0xfffff49e │ │ │ │ strls r6, [r2], #-42 @ 0xffffffd6 │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ svclt 0x0008428c │ │ │ │ stmdage r2, {r1, r3, r4, r7, sp, lr} │ │ │ │ mrc2 7, 1, pc, cr0, cr15, {7} │ │ │ │ stmdavs fp!, {r0, r4, r5, fp, sp, lr} │ │ │ │ - bvs ff769b48 <__read_chk@plt+0xff704774> │ │ │ │ + bvs ff769ad8 <__read_chk@plt+0xff704704> │ │ │ │ teqlt sl, r2, lsl #6 │ │ │ │ @ instruction: 0xf8512200 │ │ │ │ cmpvs sl, r4, lsl #30 │ │ │ │ - blvs 175c334 <__read_chk@plt+0x16f6f60> │ │ │ │ + blvs 175c2c4 <__read_chk@plt+0x16f6ef0> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blmi 7a23b4 <__read_chk@plt+0x73cfe0> │ │ │ │ + blmi 7a2344 <__read_chk@plt+0x73cf70> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 169ba8 <__read_chk@plt+0x1047d4> │ │ │ │ + blls 169b38 <__read_chk@plt+0x104764> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1290300 │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ bfi r3, r4, (invalid: 12:0) │ │ │ │ @ instruction: 0xb128b9b7 │ │ │ │ tstls r1, r0, lsr r6 │ │ │ │ - @ instruction: 0xf86ef15a │ │ │ │ + @ instruction: 0xf816f15a │ │ │ │ stmdbls r1, {r2, r3, r5, fp, sp, lr} │ │ │ │ andvs r3, ip, r4, lsl #8 │ │ │ │ stmdavs r3!, {r1, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ stcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xf864f15a │ │ │ │ - blvs 1969c24 <__read_chk@plt+0x1904850> │ │ │ │ + @ instruction: 0xf80cf15a │ │ │ │ + blvs 1969bb4 <__read_chk@plt+0x19047e0> │ │ │ │ ldmdavs sl, {r1, r8, r9, ip, pc}^ │ │ │ │ andcs r6, r0, #98 @ 0x62 │ │ │ │ @ instruction: 0xe7c8605a │ │ │ │ stmdage r2, {r0, r2, r3, r8, r9, fp, lr} │ │ │ │ ldrbtmi r6, [fp], #-2978 @ 0xfffff45e │ │ │ │ strls r6, [r2], #-42 @ 0xffffffd6 │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ svclt 0x0008428c │ │ │ │ @ instruction: 0xf7ff609a │ │ │ │ strb pc, [fp, pc, ror #27] @ │ │ │ │ - svc 0x000ef7d4 │ │ │ │ + svc 0x0046f7d4 │ │ │ │ mrcle 8, 7, r6, cr15, cr3, {1} │ │ │ │ - ldrsbteq lr, [r8], -r2 │ │ │ │ + eorseq lr, r8, r2, asr #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, lr, r0, lsr #12 │ │ │ │ - eorseq sp, lr, r6, ror #11 │ │ │ │ - eorseq lr, r8, ip, asr #26 │ │ │ │ - eorseq sp, lr, r2, ror #10 │ │ │ │ + mlaseq lr, r0, r6, sp │ │ │ │ + eorseq sp, lr, r6, asr r6 │ │ │ │ + ldrhteq lr, [r8], -ip │ │ │ │ + ldrsbteq sp, [lr], -r2 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ - blvs fe0a13d0 <__read_chk@plt+0xfe03bffc> │ │ │ │ + blvs fe0a1360 <__read_chk@plt+0xfe03bf8c> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x47704618 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ - blvs fe0a13e0 <__read_chk@plt+0xfe03c00c> │ │ │ │ + blvs fe0a1370 <__read_chk@plt+0xfe03bf9c> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ and r4, r2, r8, lsl r6 │ │ │ │ stmdacs r0, {r6, r8, r9, fp, sp, lr} │ │ │ │ - bvs fe183fb8 <__read_chk@plt+0xfe11ebe4> │ │ │ │ + bvs fe183f48 <__read_chk@plt+0xfe11eb74> │ │ │ │ ldrbtle r0, [r9], #1947 @ 0x79b │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ - blvs 10a1400 <__read_chk@plt+0x103c02c> │ │ │ │ + blvs 10a1390 <__read_chk@plt+0x103bfbc> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x47704618 │ │ │ │ ldrlt fp, [r0, #-488]! @ 0xfffffe18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ stmdbvc r2, {r0, r2, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf012b083 │ │ │ │ svclt 0x00080340 │ │ │ │ andle r4, ip, r8, lsl r6 │ │ │ │ ldreq r4, [r3], ip, lsl #12 │ │ │ │ - bvs 10c5054 <__read_chk@plt+0x105fc80> │ │ │ │ + bvs 10c4fe4 <__read_chk@plt+0x105fc10> │ │ │ │ stmdavs r1, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xb1214608 │ │ │ │ ldrbtmi r4, [r8], #-2061 @ 0xfffff7f3 │ │ │ │ - ldmib r0!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b acdb18 <__read_chk@plt+0xa68744> │ │ │ │ andlt fp, r3, r0, lsl r9 │ │ │ │ @ instruction: 0x4770bd30 │ │ │ │ cmnlt r5, r4, ror #2 │ │ │ │ andcs r4, r3, #9216 @ 0x2400 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf1324500 │ │ │ │ andcs pc, r1, fp, asr #22 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ ldrbtmi r4, [ip], #-3076 @ 0xfffff3fc │ │ │ │ stcmi 7, cr14, [r4, #-956] @ 0xfffffc44 │ │ │ │ @ instruction: 0xe7ed447d │ │ │ │ - @ instruction: 0x001c23fe │ │ │ │ - andseq r3, ip, r8, ror r1 │ │ │ │ - strdeq r0, [r5], -sl @ │ │ │ │ - eoreq r3, sp, r8, asr r4 │ │ │ │ + andseq r2, ip, r2, lsl r3 │ │ │ │ + andseq r3, ip, ip, lsl #1 │ │ │ │ + eoreq r0, r5, lr, lsl #20 │ │ │ │ + eoreq r3, sp, ip, ror #6 │ │ │ │ ldrbtmi r4, [fp], #-2843 @ 0xfffff4e5 │ │ │ │ - bmi 77c8bc <__read_chk@plt+0x7174e8> │ │ │ │ + bmi 77c84c <__read_chk@plt+0x717478> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccc pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blmi 6bc3d8 <__read_chk@plt+0x657004> │ │ │ │ + blmi 6bc368 <__read_chk@plt+0x656f94> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrlt fp, [r0, #-2483] @ 0xfffff64d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ addlt r7, r2, r2, lsl #18 │ │ │ │ strmi r6, [r4], -r3, asr #19 │ │ │ │ strle r0, [sl, #-1682] @ 0xfffff96e │ │ │ │ ldmdavs r9, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ stmdami pc, {r0, r5, r8, ip, sp, pc} @ │ │ │ │ @ instruction: 0xf7d54478 │ │ │ │ - stmdblt r0!, {r1, r2, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdblt r0!, {r1, r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - blcs a1a84 <__read_chk@plt+0x3c6b0> │ │ │ │ + blcs a1a14 <__read_chk@plt+0x3c640> │ │ │ │ stmdbmi fp, {r1, r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d44479 │ │ │ │ - stmdavs r4!, {r1, r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r4!, {r1, r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf1329400 │ │ │ │ ubfx pc, fp, #21, #12 │ │ │ │ - eorseq lr, r8, lr, lsl #24 │ │ │ │ + eorseq lr, r8, lr, ror ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sp, lr, ip, asr r4 │ │ │ │ - andseq r2, ip, r8, ror r3 │ │ │ │ - andseq r3, ip, r4, lsl r1 │ │ │ │ + eorseq sp, lr, ip, asr #9 │ │ │ │ + andseq r2, ip, ip, lsl #5 │ │ │ │ + andseq r3, ip, r8, lsr #32 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0xf8df4606 │ │ │ │ strmi r0, [ip], -r0, lsl #25 │ │ │ │ ldclne 8, cr15, [ip], #-892 @ 0xfffffc84 │ │ │ │ @@ -43605,15 +43577,15 @@ │ │ │ │ tstls r9, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ strmi r9, [r0, #775]! @ 0x307 │ │ │ │ sbchi pc, sp, #0 │ │ │ │ stmdbvc r3!, {r0, r2, r6, r8, fp, ip, sp, pc} │ │ │ │ msreq SPSR_, #19 │ │ │ │ rschi pc, r3, #64 @ 0x40 │ │ │ │ - blcs aa2d8 <__read_chk@plt+0x44f04> │ │ │ │ + blcs aa268 <__read_chk@plt+0x44e94> │ │ │ │ rscshi pc, r0, #0 │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ subseq pc, r8, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0xf0004294 │ │ │ │ @ instruction: 0xf10382e0 │ │ │ │ addsmi r0, r4, #220, 4 @ 0xc000000d │ │ │ │ movthi pc, #24576 @ 0x6000 @ │ │ │ │ @@ -43704,16 +43676,16 @@ │ │ │ │ msrhi CPSR_sc, r1 │ │ │ │ orrspl pc, pc, r3, lsl #10 │ │ │ │ addmi r3, ip, #16, 2 │ │ │ │ tstphi pc, r1 @ p-variant is OBSOLETE │ │ │ │ lslpl pc, r3, #10 @ │ │ │ │ addmi r3, ip, #28, 2 │ │ │ │ rscshi pc, r0, r1 │ │ │ │ - bpl fe94d2e4 <__read_chk@plt+0xfe8e7f10> │ │ │ │ - beq 2cc304 <__read_chk@plt+0x266f30> │ │ │ │ + bpl fe94d274 <__read_chk@plt+0xfe8e7ea0> │ │ │ │ + beq 2cc294 <__read_chk@plt+0x266ec0> │ │ │ │ @ instruction: 0xf0014554 │ │ │ │ @ instruction: 0xf50380d7 │ │ │ │ tstcc r4, r3, lsr #3 │ │ │ │ @ instruction: 0xf001428c │ │ │ │ @ instruction: 0xf50380bf │ │ │ │ addmi r5, ip, #1073741865 @ 0x40000029 │ │ │ │ addshi pc, r7, r1 │ │ │ │ @@ -43742,15 +43714,15 @@ │ │ │ │ addsmi r7, r4, #268435461 @ 0x10000005 │ │ │ │ strbhi pc, [r2, #0]! @ │ │ │ │ subvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf0004294 │ │ │ │ ldrdlt r8, [sp, #-93]! @ 0xffffffa3 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7fa9305 │ │ │ │ - blls 20ed04 <__read_chk@plt+0x1a9930> │ │ │ │ + blls 20ec94 <__read_chk@plt+0x1a98c0> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf50385a1 │ │ │ │ addsmi r6, r4, #-268435448 @ 0xf0000008 │ │ │ │ strhi pc, [fp] │ │ │ │ tstpvs r4, r3, lsl #4 @ p-variant is OBSOLETE │ │ │ │ subsvs pc, ip, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf001428c │ │ │ │ @@ -43908,29 +43880,29 @@ │ │ │ │ @ instruction: 0xf0004294 │ │ │ │ stccs 5, cr8, [r0], {79} @ 0x4f │ │ │ │ strbhi pc, [r8, #-0] @ │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ strbhi pc, [sl], #0 @ │ │ │ │ sbfxne pc, pc, #17, #1 │ │ │ │ ldrbtmi r9, [r9], #-773 @ 0xfffffcfb │ │ │ │ - svc 0x0006f7d4 │ │ │ │ + svc 0x003ef7d4 │ │ │ │ stmdacs r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ strbhi pc, [r0], #64 @ 0x40 @ │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ ldrthi pc, [r7], #0 @ │ │ │ │ @ instruction: 0x1788f8df │ │ │ │ @ instruction: 0xf14d4479 │ │ │ │ @ instruction: 0xb1a8ff5f │ │ │ │ @ instruction: 0x1780f8df │ │ │ │ ldrbtmi r6, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ @ instruction: 0xff58f14d │ │ │ │ @ instruction: 0xf8dfb170 │ │ │ │ andcs r1, r5, #120, 14 @ 0x1e00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [r6], #-848 @ 0xfffffcb0 │ │ │ │ + stcl 7, cr15, [lr], #-848 @ 0xfffffcb0 │ │ │ │ andls r6, r0, #557056 @ 0x88000 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf824f132 │ │ │ │ @ instruction: 0xf8d7bb8d │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ andscc r5, r0, #-268435447 @ 0xf0000009 │ │ │ │ @@ -43949,56 +43921,56 @@ │ │ │ │ addsmi r3, r4, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xf503d004 │ │ │ │ movwcc r5, #33709 @ 0x83ad │ │ │ │ @ instruction: 0xd10c429c │ │ │ │ @ instruction: 0x1710f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d44479 │ │ │ │ - andcs lr, r3, #512 @ 0x200 │ │ │ │ + andcs lr, r3, #14848 @ 0x3a00 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0732002 │ │ │ │ @ instruction: 0xf8dffae3 │ │ │ │ @ instruction: 0xf8df26fc │ │ │ │ ldrbtmi r3, [sl], #-1748 @ 0xfffff92c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r5, #64 @ 0x40 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d88ff0 │ │ │ │ - blcs 9c32c <__read_chk@plt+0x36f58> │ │ │ │ + blcs 9c2bc <__read_chk@plt+0x36ee8> │ │ │ │ stcge 4, cr15, [lr, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8d7ad29 │ │ │ │ stmdacs r0, {r2, r3, r7, r9} │ │ │ │ stcge 4, cr15, [r4, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf108b12b │ │ │ │ @ instruction: 0xf1590010 │ │ │ │ - @ instruction: 0xf8d7fc9b │ │ │ │ + @ instruction: 0xf8d7fc43 │ │ │ │ @ instruction: 0xf172028c │ │ │ │ - ldrdvs pc, [r0, -sp]! │ │ │ │ - blcs 8c9768 <__read_chk@plt+0x864394> │ │ │ │ + smlawbvs r0, r5, pc, pc @ │ │ │ │ + blcs 8c96f8 <__read_chk@plt+0x864324> │ │ │ │ ldcge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ - blcs aa8a4 <__read_chk@plt+0x454d0> │ │ │ │ + blcs aa834 <__read_chk@plt+0x45460> │ │ │ │ ldcge 4, cr15, [sl, #-508] @ 0xfffffe04 │ │ │ │ cdpvs 0, 9, cr14, cr8, cr8, {0} │ │ │ │ stmdavc r3, {r4, r8, ip, sp, pc} │ │ │ │ cmple r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf0e94630 │ │ │ │ str pc, [pc, r9, lsl #24] │ │ │ │ - blcs aaac0 <__read_chk@plt+0x456ec> │ │ │ │ + blcs aaa50 <__read_chk@plt+0x4567c> │ │ │ │ stcge 4, cr15, [ip, #-508] @ 0xfffffe04 │ │ │ │ - blcs aa7c8 <__read_chk@plt+0x453f4> │ │ │ │ + blcs aa758 <__read_chk@plt+0x45384> │ │ │ │ stcge 4, cr15, [r8, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0x1674f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d44479 │ │ │ │ - andcs lr, r3, #176, 22 @ 0x2c000 │ │ │ │ + andcs lr, r3, #232, 22 @ 0x3a000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0732004 │ │ │ │ ldrbt pc, [r9], #2705 @ 0xa91 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ msrcs SPSR_, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf8d3a908 │ │ │ │ @ instruction: 0xf8df0090 │ │ │ │ @@ -44014,28 +43986,28 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 1, cr8, [r0, #-128] @ 0xffffff80 │ │ │ │ ldrtmi sp, [r3], -sp, lsl #3 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ @ instruction: 0xf0732004 │ │ │ │ @ instruction: 0xf897fa6b │ │ │ │ @ instruction: 0xf003311b │ │ │ │ - blcs 210fc8 <__read_chk@plt+0x1abbf4> │ │ │ │ + blcs 210f58 <__read_chk@plt+0x1abb84> │ │ │ │ svcge 0x004ff43f │ │ │ │ @ instruction: 0x160cf8df │ │ │ │ rsbs r4, r4, r9, ror r4 │ │ │ │ @ instruction: 0xf13a2140 │ │ │ │ stmdacs r0, {r0, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavc r3, {r4, r5, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1008112 │ │ │ │ stccs 8, cr0, [r0, #-4] │ │ │ │ cmnphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ - bcc ebe48 <__read_chk@plt+0x86a74> │ │ │ │ - blcc 10e444 <__read_chk@plt+0xa9070> │ │ │ │ + bcc ebdd8 <__read_chk@plt+0x86a04> │ │ │ │ + blcc 10e3d4 <__read_chk@plt+0xa9000> │ │ │ │ svccc 0x0001f802 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf0b4e79c │ │ │ │ str pc, [sp, -sp, lsl #31]! │ │ │ │ ldrdeq pc, [ip], #131 @ 0x83 @ │ │ │ │ stmibeq r5, {r1, r2, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0df68f1 │ │ │ │ @@ -44045,48 +44017,48 @@ │ │ │ │ stmiblt r0, {r7, r9, sl, lr} │ │ │ │ ldrsbtge pc, [ip], r6 @ │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf8d7d00b │ │ │ │ @ instruction: 0xf8da35d4 │ │ │ │ @ instruction: 0xf8d3b008 │ │ │ │ ldrbmi r0, [r9], -ip, ror #1 │ │ │ │ - ldcl 7, cr15, [r4, #848]! @ 0x350 │ │ │ │ + mcr 7, 1, pc, cr12, cr4, {6} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf13580b4 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x000af43f │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ ldrdvs pc, [ip], #131 @ 0x83 @ │ │ │ │ @ instruction: 0xf8a6f135 │ │ │ │ ldrtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7d468d9 │ │ │ │ - stmdacs r0, {r1, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr12, cr15, {1} │ │ │ │ @ instruction: 0xf89cf135 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {1} │ │ │ │ orrspl pc, r0, pc, asr #32 │ │ │ │ ldc2l 1, cr15, [r8, #-208]! @ 0xffffff30 │ │ │ │ @ instruction: 0x463068b1 │ │ │ │ - blx 1e4c944 <__read_chk@plt+0x1de7570> │ │ │ │ + blx 1e4c8d4 <__read_chk@plt+0x1de7500> │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0f04611 │ │ │ │ strbt pc, [r7], pc, lsr #21 @ │ │ │ │ @ instruction: 0xb11968f1 │ │ │ │ ldrhtcc pc, [r0], r1 @ │ │ │ │ ldrbtle r0, [r8], #-1947 @ 0xfffff865 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf897af12 │ │ │ │ @ instruction: 0xf003311b │ │ │ │ - blcs 2110b4 <__read_chk@plt+0x1abce0> │ │ │ │ + blcs 211044 <__read_chk@plt+0x1abc70> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr9, cr15, {1} │ │ │ │ strne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7d42000 │ │ │ │ - andcs lr, r3, #0, 22 │ │ │ │ + andcs lr, r3, #56, 22 @ 0xe000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0732004 │ │ │ │ strb pc, [sl], r1, ror #19 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ msrcs SPSR_s, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf8d3a908 │ │ │ │ @ instruction: 0xf8df00bc │ │ │ │ @@ -44140,54 +44112,54 @@ │ │ │ │ @ instruction: 0xe782ae96 │ │ │ │ @ instruction: 0xf8c79b08 │ │ │ │ stccs 3, cr3, [r0, #-416] @ 0xfffffe60 │ │ │ │ mcrge 4, 4, pc, cr15, cr15, {3} @ │ │ │ │ vst1.64 {d30}, [pc :128], r6 │ │ │ │ ldrbmi r5, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7d44648 │ │ │ │ - @ instruction: 0xf506ed84 │ │ │ │ + @ instruction: 0xf506edbc │ │ │ │ strbmi r5, [r9], -r0, lsl #7 │ │ │ │ @ instruction: 0xf8834650 │ │ │ │ @ instruction: 0xf13480c5 │ │ │ │ @ instruction: 0xf8d6f9d5 │ │ │ │ @ instruction: 0xf04f00bc │ │ │ │ @ instruction: 0xf1347100 │ │ │ │ @ instruction: 0xf897fccd │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870308 │ │ │ │ @ instruction: 0xe63f30f4 │ │ │ │ - blx ff34c97a <__read_chk@plt+0xff2e75a6> │ │ │ │ - blls 2c9ec8 <__read_chk@plt+0x264af4> │ │ │ │ + blx ff34c90a <__read_chk@plt+0xff2e7536> │ │ │ │ + blls 2c9e58 <__read_chk@plt+0x264a84> │ │ │ │ msrcc SPSR_, #13041664 @ 0xc70000 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ strbt sl, [r0], sl, ror #28 │ │ │ │ @ instruction: 0xf8c79b08 │ │ │ │ stccs 3, cr3, [r0, #-400] @ 0xfffffe70 │ │ │ │ mcrge 4, 3, pc, cr3, cr15, {3} @ │ │ │ │ stccs 7, cr14, [r0, #-552] @ 0xfffffdd8 │ │ │ │ @ instruction: 0xf8d7d055 │ │ │ │ svcvs 0x004305d4 │ │ │ │ rsbscc fp, r4, r3, asr r1 │ │ │ │ - blx 74cb6a <__read_chk@plt+0x6e7796> │ │ │ │ + blx ff14caf8 <__read_chk@plt+0xff0e7724> │ │ │ │ @ instruction: 0xf1082201 │ │ │ │ @ instruction: 0x46110058 │ │ │ │ stc2l 0, cr15, [r6], #-740 @ 0xfffffd1c │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ stmdacs r0, {r7, r9, sl, fp, sp, lr} │ │ │ │ mcrge 4, 4, pc, cr6, cr15, {1} @ │ │ │ │ - blcs ae62c <__read_chk@plt+0x49258> │ │ │ │ + blcs ae5bc <__read_chk@plt+0x491e8> │ │ │ │ mcrge 4, 4, pc, cr2, cr15, {1} @ │ │ │ │ @ instruction: 0xf13a2140 │ │ │ │ stmdacs r0, {r0, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr12, cr15, {1} │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ - blcs ac144 <__read_chk@plt+0x46d70> │ │ │ │ + blcs ac0d4 <__read_chk@plt+0x46d00> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @ instruction: 0xf159306c │ │ │ │ - andcs pc, r1, #1028096 @ 0xfb000 │ │ │ │ + andcs pc, r1, #667648 @ 0xa3000 │ │ │ │ subseq pc, r8, r8, lsl #2 │ │ │ │ @ instruction: 0xf0b94611 │ │ │ │ strbt pc, [fp], -r7, asr #24 @ │ │ │ │ @ instruction: 0xf8594be2 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5000000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -44198,88 +44170,88 @@ │ │ │ │ stmdavs r3, {r3, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d8b13b │ │ │ │ @ instruction: 0xf0ea8000 │ │ │ │ @ instruction: 0xf508f879 │ │ │ │ @ instruction: 0xf8c85840 │ │ │ │ @ instruction: 0xf8d603ac │ │ │ │ strhcs r0, [r0, -ip] │ │ │ │ - blx 8cca1a <__read_chk@plt+0x867646> │ │ │ │ + blx 8cc9aa <__read_chk@plt+0x8675d6> │ │ │ │ @ instruction: 0xf0f6e5de │ │ │ │ @ instruction: 0xf8d6fb51 │ │ │ │ strhcs r0, [r0, -ip] │ │ │ │ - blx 6cca2a <__read_chk@plt+0x667656> │ │ │ │ + blx 6cc9ba <__read_chk@plt+0x6675e6> │ │ │ │ stmibmi pc, {r1, r2, r4, r6, r7, r8, sl, sp, lr, pc}^ @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d44479 │ │ │ │ - @ instruction: 0xf8d7ea00 │ │ │ │ + @ instruction: 0xf8d7ea38 │ │ │ │ @ instruction: 0x460325d4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ andls r6, r0, #2336 @ 0x920 │ │ │ │ @ instruction: 0xf1312205 │ │ │ │ ldr pc, [r8, fp, ror #27] │ │ │ │ andcs r4, r5, #3260416 @ 0x31c000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stmib lr!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b a4e5b0 <__read_chk@plt+0x9e91dc> │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ ldrbcs pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ cdpvs 0, 9, cr2, cr2, cr4, {0} │ │ │ │ andcs r9, r5, #0, 4 │ │ │ │ mcr2 1, 0, pc, cr0, cr1, {1} @ │ │ │ │ stccs 6, cr14, [r0, #-472] @ 0xfffffe28 │ │ │ │ stclge 4, cr15, [r3, #508]! @ 0x1fc │ │ │ │ andcs r4, r5, #3096576 @ 0x2f4000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - ldmib r8, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 4ce5dc <__read_chk@plt+0x469208> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r2, r9, lsr #12 │ │ │ │ @ instruction: 0xf8baf073 │ │ │ │ @ instruction: 0xf897e5a3 │ │ │ │ @ instruction: 0xf02220fe │ │ │ │ @ instruction: 0xf8870201 │ │ │ │ @ instruction: 0xf8d320fe │ │ │ │ @ instruction: 0xf1b99380 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8d9ad97 │ │ │ │ cdpcs 0, 0, cr6, cr0, cr0, {0} │ │ │ │ ldcge 4, cr15, [r2, #252] @ 0xfc │ │ │ │ adcshi pc, ip, #14614528 @ 0xdf0000 │ │ │ │ - beq cc870 <__read_chk@plt+0x6749c> │ │ │ │ + beq cc800 <__read_chk@plt+0x6742c> │ │ │ │ strd r4, [r4], -r8 │ │ │ │ svcvs 0x0004f859 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmdavc r3!, {r0, r1, r2, r7, r8, sl, fp, sp, pc} │ │ │ │ rscsle r2, r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf13a4630 │ │ │ │ ldmdavc r2!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bcs b4f68 <__read_chk@plt+0x4fb94> │ │ │ │ + bcs b4ef8 <__read_chk@plt+0x4fb24> │ │ │ │ rscshi pc, r5, r0 │ │ │ │ - b fe44e6ac <__read_chk@plt+0xfe3e92d8> │ │ │ │ + b ff24e63c <__read_chk@plt+0xff1e9268> │ │ │ │ stmdavs r1, {r0, r2, r9, fp, ip, pc} │ │ │ │ and r4, r2, r0, lsr r6 │ │ │ │ svccs 0x0001f810 │ │ │ │ - bl fcd14 <__read_chk@plt+0x97940> │ │ │ │ + bl fcca4 <__read_chk@plt+0x978d0> │ │ │ │ ldmdavc fp, {r1, r6, r8, r9}^ │ │ │ │ movtne pc, #963 @ 0x3c3 @ │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ svclt 0x000c2a3a │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 91388 <__read_chk@plt+0x2bfb4> │ │ │ │ + blcs 91318 <__read_chk@plt+0x2bf44> │ │ │ │ @ instruction: 0xf880d1ee │ │ │ │ strbmi sl, [r1], -r0 │ │ │ │ @ instruction: 0xf14d4630 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf897d1d0 │ │ │ │ @ instruction: 0xf04330fe │ │ │ │ @ instruction: 0xf8870301 │ │ │ │ @ instruction: 0xe7c930fe │ │ │ │ @ instruction: 0x2108f897 │ │ │ │ @ instruction: 0xf8d3a908 │ │ │ │ - blmi fe153810 <__read_chk@plt+0xfe0ee43c> │ │ │ │ - bmi fe474fd4 <__read_chk@plt+0xfe40fc00> │ │ │ │ + blmi fe1537a0 <__read_chk@plt+0xfe0ee3cc> │ │ │ │ + bmi fe474f64 <__read_chk@plt+0xfe40fb90> │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r9, r0, #536870912 @ 0x20000000 │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0x96012314 │ │ │ │ @ instruction: 0xf13b9200 │ │ │ │ strhlt pc, [r8, #-241] @ 0xffffff0f @ │ │ │ │ @@ -44293,55 +44265,55 @@ │ │ │ │ stc2l 1, cr15, [r0], #284 @ 0x11c │ │ │ │ @ instruction: 0xf897e52e │ │ │ │ andls r3, r8, pc, lsr #2 │ │ │ │ ldrle r0, [sp, #-1694]! @ 0xfffff962 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ ldmdbmi ip!, {r1, r3, r4, r6, r8, sl, fp, sp, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - ldmdb r0, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r8, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf832f073 │ │ │ │ @ instruction: 0xf7d4e51b │ │ │ │ - @ instruction: 0xf897e8d0 │ │ │ │ + @ instruction: 0xf897e908 │ │ │ │ andls r3, r8, pc, lsr #2 │ │ │ │ @ instruction: 0xf1400699 │ │ │ │ stccs 0, cr8, [r0, #-568] @ 0xfffffdc8 │ │ │ │ stclge 4, cr15, [r3, #-508] @ 0xfffffe04 │ │ │ │ ldrbtmi r4, [r9], #-2417 @ 0xfffff68f │ │ │ │ ldmibvs r0!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ andls r4, r8, pc, asr r9 │ │ │ │ ldrbtmi r4, [r8], #-2158 @ 0xfffff792 │ │ │ │ vst4.8 {d25-d28}, [pc], r3 │ │ │ │ andls r4, r2, r0, lsr #1 │ │ │ │ andhi pc, r1, r9, asr r8 @ │ │ │ │ stmib sp, {r3, r8, fp, sp, pc}^ │ │ │ │ - blvs fe69a858 <__read_chk@plt+0xfe635484> │ │ │ │ + blvs fe69a7e8 <__read_chk@plt+0xfe635414> │ │ │ │ @ instruction: 0xf13b230f │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdbmi r5!, {r3, r8, pc}^ │ │ │ │ ldmibvs r2!, {r0, r3, sp} │ │ │ │ @ instruction: 0xf1524479 │ │ │ │ - strbt pc, [fp], #2957 @ 0xb8d @ │ │ │ │ + strbt pc, [fp], #2869 @ 0xb35 @ │ │ │ │ ldrtmi sl, [r0], -r8, lsl #28 │ │ │ │ mcr2 0, 6, pc, cr2, cr13, {5} @ │ │ │ │ andcc r9, r1, r8, lsl #22 │ │ │ │ - blcs c48b4 <__read_chk@plt+0x5f4e0> │ │ │ │ + blcs c4844 <__read_chk@plt+0x5f470> │ │ │ │ stclge 4, cr15, [r2], #252 @ 0xfc │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ @ instruction: 0xf0724610 │ │ │ │ shsub8mi pc, r0, r3 @ │ │ │ │ - @ instruction: 0xf9cef159 │ │ │ │ - blcs c9c00 <__read_chk@plt+0x6482c> │ │ │ │ + @ instruction: 0xf976f159 │ │ │ │ + blcs c9b90 <__read_chk@plt+0x647bc> │ │ │ │ msrhi SPSR_fc, r0 │ │ │ │ @ instruction: 0xf7f14618 │ │ │ │ - ldrb pc, [r1], #2173 @ 0x87d @ │ │ │ │ + ldrb pc, [r1], #2171 @ 0x87b @ │ │ │ │ streq pc, [r4], #-2259 @ 0xfffff72d │ │ │ │ orrcc pc, ip, #14090240 @ 0xd70000 │ │ │ │ cdpne 3, 5, cr9, cr10, cr7, {0} │ │ │ │ vpmax.s8 d2, d0, d2 │ │ │ │ subsmi r8, fp, #209 @ 0xd1 │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ ldrhi pc, [sl], #0 │ │ │ │ @@ -44369,20 +44341,20 @@ │ │ │ │ andls r4, r2, r0, lsr #1 │ │ │ │ andvs pc, r1, r9, asr r8 @ │ │ │ │ stmib sp, {r3, r8, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf8d32600 │ │ │ │ tstcs r4, #68, 24 @ 0x4400 │ │ │ │ mrc2 1, 7, pc, cr14, cr11, {1} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 2bc668 <__read_chk@plt+0x257294> │ │ │ │ + blls 2bc5f8 <__read_chk@plt+0x257224> │ │ │ │ smlabbcc r9, r7, r8, pc @ │ │ │ │ ldrtmi lr, [r0], -r6, lsl #9 │ │ │ │ mcrge 7, 0, lr, cr8, cr15, {0} │ │ │ │ @ instruction: 0xf0bd4630 │ │ │ │ - blls 2d02bc <__read_chk@plt+0x26aee8> │ │ │ │ + blls 2d024c <__read_chk@plt+0x26ae78> │ │ │ │ orrsle r3, r8, r1 │ │ │ │ @ instruction: 0xd1a52b00 │ │ │ │ ldrbtmi r4, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ ldmdami r7, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ cmpppl sp, r6, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstcc r0, sl, lsr #28 │ │ │ │ @ instruction: 0x9603447e │ │ │ │ @@ -44390,89 +44362,89 @@ │ │ │ │ @ instruction: 0xf8599602 │ │ │ │ stmib sp, {pc}^ │ │ │ │ @ instruction: 0xf8d32800 │ │ │ │ cmpcs r0, #204, 14 @ 0x3300000 │ │ │ │ mrc2 1, 6, pc, cr6, cr11, {1} │ │ │ │ @ instruction: 0xd1b72800 │ │ │ │ svclt 0x0000e462 │ │ │ │ - eorseq lr, r8, r0, ror fp │ │ │ │ + eorseq lr, r8, r0, ror #23 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r8, lr, asr fp │ │ │ │ - eorseq ip, lr, r4, lsr pc │ │ │ │ - eorseq ip, lr, lr, lsl pc │ │ │ │ - ldrsheq r3, [ip], -sl │ │ │ │ - andseq r3, ip, ip, ror #1 │ │ │ │ - andseq r3, ip, sl, ror #1 │ │ │ │ - andseq r3, ip, r2, ror #1 │ │ │ │ - ldrsbeq r3, [ip], -ip │ │ │ │ - eorseq lr, r8, r6, asr #11 │ │ │ │ - @ instruction: 0x001c2af4 │ │ │ │ + eorseq lr, r8, lr, asr #23 │ │ │ │ + eorseq ip, lr, r4, lsr #31 │ │ │ │ + eorseq ip, lr, lr, lsl #31 │ │ │ │ + andseq r3, ip, lr │ │ │ │ + andseq r3, ip, r0 │ │ │ │ + @ instruction: 0x001c2ffe │ │ │ │ + @ instruction: 0x001c2ff6 │ │ │ │ + @ instruction: 0x001c2ff0 │ │ │ │ + eorseq lr, r8, r6, lsr r6 │ │ │ │ + andseq r2, ip, r8, lsl #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r2, ip, ip, lsr fp │ │ │ │ - andseq r2, ip, r0, lsl fp │ │ │ │ + andseq r2, ip, r0, asr sl │ │ │ │ andseq r2, ip, r4, lsr #20 │ │ │ │ - andseq r2, ip, r8, lsr sl │ │ │ │ - andseq r2, ip, lr, lsr #19 │ │ │ │ - andseq r2, ip, lr, ror #19 │ │ │ │ - andseq r2, ip, lr, asr #18 │ │ │ │ + andseq r2, ip, r8, lsr r9 │ │ │ │ + andseq r2, ip, ip, asr #18 │ │ │ │ + andseq r2, ip, r2, asr #17 │ │ │ │ + andseq r2, ip, r2, lsl #18 │ │ │ │ + andseq r2, ip, r2, ror #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001c27d8 │ │ │ │ - andseq r2, ip, r6, lsl #15 │ │ │ │ - andseq r2, ip, r2, asr r8 │ │ │ │ - andseq r2, ip, r4, asr r8 │ │ │ │ - andseq r2, ip, r0, ror #15 │ │ │ │ - @ instruction: 0x001c27d4 │ │ │ │ - andseq r2, ip, r6, lsr #15 │ │ │ │ - andseq r2, ip, r2, ror #14 │ │ │ │ - andseq r2, ip, ip, asr #14 │ │ │ │ - andseq r2, ip, lr, lsl #15 │ │ │ │ - andseq r2, ip, sl, lsl #14 │ │ │ │ - andseq r2, ip, r6, asr #9 │ │ │ │ - @ instruction: 0x001c26dc │ │ │ │ + andseq r2, ip, ip, ror #13 │ │ │ │ + mulseq ip, sl, r6 │ │ │ │ + andseq r2, ip, r6, ror #14 │ │ │ │ + andseq r2, ip, r8, ror #14 │ │ │ │ + @ instruction: 0x001c26f4 │ │ │ │ + andseq r2, ip, r8, ror #13 │ │ │ │ + @ instruction: 0x001c26ba │ │ │ │ + andseq r2, ip, r6, ror r6 │ │ │ │ + andseq r2, ip, r0, ror #12 │ │ │ │ + andseq r2, ip, r2, lsr #13 │ │ │ │ + andseq r2, ip, lr, lsl r6 │ │ │ │ + @ instruction: 0x001c23da │ │ │ │ + @ instruction: 0x001c25f0 │ │ │ │ orreq pc, r8, #14090240 @ 0xd70000 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne 1ced9c <__read_chk@plt+0x1699c8> │ │ │ │ + blne 1ced2c <__read_chk@plt+0x169958> │ │ │ │ @ instruction: 0xf8df9008 │ │ │ │ ldrbtmi r0, [r8], #-2820 @ 0xfffff4fc │ │ │ │ vst4.8 {d25-d28}, [pc], r3 │ │ │ │ andls r4, r2, r0, lsr #1 │ │ │ │ andvs pc, r1, r9, asr r8 @ │ │ │ │ stmib sp, {r3, r8, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf8d32600 │ │ │ │ movwcs r0, #37184 @ 0x9140 │ │ │ │ mrc2 1, 3, pc, cr6, cr11, {1} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 2bc558 <__read_chk@plt+0x257184> │ │ │ │ + blls 2bc4e8 <__read_chk@plt+0x257114> │ │ │ │ orrcc pc, r8, #13041664 @ 0xc70000 │ │ │ │ - bllt 4ea50 │ │ │ │ + bllt 4e9e0 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ - blx 16ccd50 <__read_chk@plt+0x166797c> │ │ │ │ - bllt ffecea5c <__read_chk@plt+0xffe69688> │ │ │ │ + blx 16ccce0 <__read_chk@plt+0x166790c> │ │ │ │ + bllt ffece9ec <__read_chk@plt+0xffe69618> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blcs bc72c <__read_chk@plt+0x57358> │ │ │ │ + blcs bc6bc <__read_chk@plt+0x572e8> │ │ │ │ @ instruction: 0xf113da11 │ │ │ │ andle r0, lr, sl, lsl #30 │ │ │ │ @ instruction: 0xf8c7425b │ │ │ │ @ instruction: 0xf7ff338c │ │ │ │ strbmi fp, [r3], -fp, ror #23 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ @ instruction: 0xf0722004 │ │ │ │ @ instruction: 0xe6f0fefb │ │ │ │ @ instruction: 0x61b39b08 │ │ │ │ @ instruction: 0xf8c7e6ed │ │ │ │ @ instruction: 0xf7ff338c │ │ │ │ @ instruction: 0xf506bbdd │ │ │ │ - bge 2a4fc8 <__read_chk@plt+0x23fbf4> │ │ │ │ + bge 2a4f58 <__read_chk@plt+0x23fb84> │ │ │ │ streq pc, [r8], #2264 @ 0x8d8 │ │ │ │ @ instruction: 0xf1303120 │ │ │ │ @ instruction: 0xf897faff │ │ │ │ - bls 29ce84 <__read_chk@plt+0x237ab0> │ │ │ │ + bls 29ce14 <__read_chk@plt+0x237a40> │ │ │ │ movweq pc, #866 @ 0x362 @ │ │ │ │ rscscc pc, r6, r7, lsl #17 │ │ │ │ - bllt 8eab4 <__read_chk@plt+0x296e0> │ │ │ │ + bllt 8ea44 <__read_chk@plt+0x29670> │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf0b94620 │ │ │ │ @ instruction: 0xf8dffdc9 │ │ │ │ @ instruction: 0xf8593a68 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -44511,22 +44483,22 @@ │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf06f9200 │ │ │ │ @ instruction: 0xf8d30209 │ │ │ │ tstcs lr, #112, 24 @ 0x7000 │ │ │ │ stc2l 1, cr15, [r4, #236]! @ 0xec │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ stmdacs r0, {r2, r5, r7, r8, r9, fp, sp, pc} │ │ │ │ - blge 1c4dc70 <__read_chk@plt+0x1be889c> │ │ │ │ + blge 1c4dc00 <__read_chk@plt+0x1be882c> │ │ │ │ @ instruction: 0xf8dfe6c3 │ │ │ │ ldrbtmi r3, [fp], #-2492 @ 0xfffff644 │ │ │ │ @ instruction: 0xf8d7e692 │ │ │ │ @ instruction: 0xf7ff35d4 │ │ │ │ vstrcs d11, [r0, #-436] @ 0xfffffe4c │ │ │ │ - blge 1d8dc88 <__read_chk@plt+0x1d288b4> │ │ │ │ - bllt fe58eb8c <__read_chk@plt+0xfe5297b8> │ │ │ │ + blge 1d8dc18 <__read_chk@plt+0x1d28844> │ │ │ │ + bllt fe58eb1c <__read_chk@plt+0xfe529748> │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf503ab90 │ │ │ │ andcc r5, r8, #1879048201 @ 0x70000009 │ │ │ │ @ instruction: 0xd05b4294 │ │ │ │ adcspl pc, r5, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r4, #16, 4 │ │ │ │ @ instruction: 0xf503d056 │ │ │ │ @@ -44572,24 +44544,24 @@ │ │ │ │ addsmi r3, r4, #16, 4 │ │ │ │ @ instruction: 0xf503d004 │ │ │ │ tstcc ip, #-1409286142 @ 0xac000002 │ │ │ │ @ instruction: 0xd192429c │ │ │ │ ldmne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ - stmdavs r2!, {r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ biclt r4, r2, r3, lsl #12 │ │ │ │ stmiane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andls r4, r1, #2030043136 @ 0x79000000 │ │ │ │ tstls r0, r2 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ - blx dcd146 <__read_chk@plt+0xd67d72> │ │ │ │ - blt ffa8ec80 <__read_chk@plt+0xffa298ac> │ │ │ │ + blx dcd0d6 <__read_chk@plt+0xd67d02> │ │ │ │ + blt ffa8ec10 <__read_chk@plt+0xffa2983c> │ │ │ │ addsle r2, r5, r0, lsl #26 │ │ │ │ - bllt 60ec88 <__read_chk@plt+0x5a98b4> │ │ │ │ + bllt 60ec18 <__read_chk@plt+0x5a9844> │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ @ instruction: 0x461a4630 │ │ │ │ @ instruction: 0xf0be6921 │ │ │ │ @ instruction: 0xf7fffadd │ │ │ │ @ instruction: 0xf8dfbad9 │ │ │ │ ldrbtmi r1, [r9], #-2208 @ 0xfffff760 │ │ │ │ strb r4, [r4, sl, lsl #12]! │ │ │ │ @@ -44605,15 +44577,15 @@ │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ @ instruction: 0xf13b9601 │ │ │ │ movlt pc, #12992 @ 0x32c0 │ │ │ │ andcs r4, r5, #53477376 @ 0x3300000 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2l 0, cr15, [sl, #456] @ 0x1c8 │ │ │ │ - blt fed4ece8 <__read_chk@plt+0xfece9914> │ │ │ │ + blt fed4ec78 <__read_chk@plt+0xfece98a4> │ │ │ │ stceq 8, cr15, [r0, #-844]! @ 0xfffffcb4 │ │ │ │ andls r2, r8, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xf8dfb1e0 │ │ │ │ @ instruction: 0xf8df382c │ │ │ │ ldrbtmi r1, [r9], #-2124 @ 0xfffff7b4 │ │ │ │ vst4.8 {d25,d27,d29,d31}, [pc], r3 │ │ │ │ smlatbls r2, r0, r1, r4 │ │ │ │ @@ -44625,23 +44597,23 @@ │ │ │ │ bicsle r2, sp, r0, lsl #16 │ │ │ │ stmdblt r2!, {r3, r9, fp, ip, pc}^ │ │ │ │ cmppmi r6, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ orreq pc, r3, #192, 4 │ │ │ │ movwls r4, #34330 @ 0x861a │ │ │ │ teqpcs r5, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf16e2000 │ │ │ │ - @ instruction: 0xf7fffda5 │ │ │ │ - bcs f7f764 <__read_chk@plt+0xf1a390> │ │ │ │ - bge fe24eb40 <__read_chk@plt+0xfe1e976c> │ │ │ │ - bls 2cad18 <__read_chk@plt+0x265944> │ │ │ │ + @ instruction: 0xf7fffd4d │ │ │ │ + bcs f7f6f4 <__read_chk@plt+0xf1a320> │ │ │ │ + bge fe24ead0 <__read_chk@plt+0xfe1e96fc> │ │ │ │ + bls 2caca8 <__read_chk@plt+0x2658d4> │ │ │ │ @ instruction: 0xf6ff2a00 │ │ │ │ vpmax.s8 d26, d16, d1 │ │ │ │ @ instruction: 0x200011bf │ │ │ │ - ldc2 1, cr15, [r6, #440] @ 0x1b8 │ │ │ │ - blt 1f4ed58 <__read_chk@plt+0x1ee9984> │ │ │ │ + ldc2 1, cr15, [lr, #-440]! @ 0xfffffe48 │ │ │ │ + blt 1f4ece8 <__read_chk@plt+0x1ee9914> │ │ │ │ ldcleq 8, cr15, [r4], #844 @ 0x34c │ │ │ │ cmnpcc r0, #805306372 @ p-variant is OBSOLETE @ 0x30000004 │ │ │ │ movwls r5, #30963 @ 0x78f3 │ │ │ │ @ instruction: 0xf8dfb1b8 │ │ │ │ stmdbge r7, {r3, r4, r5, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0x27d8f8df │ │ │ │ andls r4, r3, #2046820352 @ 0x7a000000 │ │ │ │ @@ -44650,18 +44622,18 @@ │ │ │ │ andhi pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf8cd2300 │ │ │ │ movwls r8, #4 │ │ │ │ teqppl r0, #1879048196 @ p-variant is OBSOLETE @ 0x70000004 │ │ │ │ stc2l 1, cr15, [lr], {59} @ 0x3b │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ vadd.f32 d26, d19, d31 │ │ │ │ - bls 25db60 <__read_chk@plt+0x1f878c> │ │ │ │ + bls 25daf0 <__read_chk@plt+0x1f871c> │ │ │ │ ldrtmi r5, [r3], #-242 @ 0xffffff0e │ │ │ │ ldrsbvs r1, [sl], #-114 @ 0xffffff8e │ │ │ │ - blt 154eda8 <__read_chk@plt+0x14e99d4> │ │ │ │ + blt 154ed38 <__read_chk@plt+0x14e9964> │ │ │ │ @ instruction: 0x2774f8df │ │ │ │ @ instruction: 0xf8df260f │ │ │ │ @ instruction: 0x9608179c │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ stmdbge r8, {r1, r8, ip, pc} │ │ │ │ andhi pc, r2, r9, asr r8 @ │ │ │ │ @@ -44682,49 +44654,49 @@ │ │ │ │ @ instruction: 0xf8dfaec2 │ │ │ │ andcs r3, r5, #80, 14 @ 0x1400000 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf072447b │ │ │ │ @ instruction: 0xf8d7fd35 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ mulscc ip, fp, r0 │ │ │ │ - @ instruction: 0xff0cf158 │ │ │ │ + mrc2 1, 5, pc, cr4, cr8, {2} │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ orrpl pc, r0, #0, 10 │ │ │ │ orrscc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf500b123 │ │ │ │ mulscc r0, ip, r0 │ │ │ │ - @ instruction: 0xff00f158 │ │ │ │ + mcr2 1, 5, pc, cr8, cr8, {2} @ │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ orrpl pc, r0, #0, 10 │ │ │ │ orrcc pc, ip, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf500b123 │ │ │ │ mulcc ip, ip, r0 │ │ │ │ - mrc2 1, 7, pc, cr4, cr8, {2} │ │ │ │ + mrc2 1, 4, pc, cr12, cr8, {2} │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ orrpl pc, r0, #0, 10 │ │ │ │ orrscc pc, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf500b123 │ │ │ │ mulscc r4, ip, r0 │ │ │ │ - mcr2 1, 7, pc, cr8, cr8, {2} @ │ │ │ │ + mrc2 1, 4, pc, cr0, cr8, {2} │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ orrpl pc, r0, #0, 10 │ │ │ │ orrcc pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf500b123 │ │ │ │ mulcc r8, ip, r0 │ │ │ │ - mrc2 1, 6, pc, cr12, cr8, {2} │ │ │ │ + mcr2 1, 4, pc, cr4, cr8, {2} @ │ │ │ │ ldrbeq pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ orrpl pc, r0, #0, 10 │ │ │ │ orrcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf500a9df │ │ │ │ @ instruction: 0xf158509c │ │ │ │ - @ instruction: 0xf7fffecf │ │ │ │ + @ instruction: 0xf7fffe77 │ │ │ │ andcs fp, pc, #3555328 @ 0x364000 │ │ │ │ stccs 2, cr9, [r0, #-28] @ 0xffffffe4 │ │ │ │ - bge 28e0a4 <__read_chk@plt+0x228cd0> │ │ │ │ + bge 28e034 <__read_chk@plt+0x228c60> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldreq pc, [r8, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dfae64 │ │ │ │ @ instruction: 0xf8df26a0 │ │ │ │ ldrbtmi r3, [sl], #-1640 @ 0xfffff998 │ │ │ │ vst1.8 {d25-d28}, [pc], r3 │ │ │ │ @@ -44765,58 +44737,58 @@ │ │ │ │ @ instruction: 0xf13f037c │ │ │ │ @ instruction: 0x4606fe7d │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8d7a97b │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf7d3037c │ │ │ │ - @ instruction: 0xf100efaa │ │ │ │ + @ instruction: 0xf100efe2 │ │ │ │ strmi r0, [r0], r5, ror #20 │ │ │ │ @ instruction: 0xf1584650 │ │ │ │ - @ instruction: 0xf8dfffd9 │ │ │ │ + @ instruction: 0xf8dfff81 │ │ │ │ strmi r1, [r1], r8, ror #11 │ │ │ │ ldrbtmi r9, [r9], #-8 │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ - ldc 7, cr15, [r2, #844] @ 0x34c │ │ │ │ + stcl 7, cr15, [sl, #844] @ 0x34c │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ ldrbmi r4, [r1], -r2, lsl #12 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf8d34648 │ │ │ │ stmib sp, {r2, r3, r4, r5, r6, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ - svc 0x0096f7d3 │ │ │ │ + svc 0x00cef7d3 │ │ │ │ andcs r9, r6, #8, 22 @ 0x2000 │ │ │ │ strbmi r2, [r3], #-259 @ 0xfffffefd │ │ │ │ @ instruction: 0xf8832004 │ │ │ │ - blls 2a9148 <__read_chk@plt+0x243d74> │ │ │ │ + blls 2a90d8 <__read_chk@plt+0x243d04> │ │ │ │ stc2l 0, cr15, [r0], #-456 @ 0xfffffe38 │ │ │ │ @ instruction: 0xf158a808 │ │ │ │ - @ instruction: 0xf7fffe3b │ │ │ │ + @ instruction: 0xf7fffde3 │ │ │ │ stmdals r8, {r0, r2, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xff7af0a4 │ │ │ │ @ instruction: 0xff80f0a4 │ │ │ │ @ instruction: 0x0605ea50 │ │ │ │ ldmdbge ip!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ strne pc, [r8, #2271] @ 0x8df │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ - tstcs r4, r4, ror #26 │ │ │ │ + @ instruction: 0x2104ed9c │ │ │ │ andcs r4, r6, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0724608 │ │ │ │ @ instruction: 0xf8d7fc45 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ - blcs 9d3ac <__read_chk@plt+0x37fd8> │ │ │ │ + blcs 9d33c <__read_chk@plt+0x37f68> │ │ │ │ stmdbge r8!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ - blcs 1f6f070 <__read_chk@plt+0x1f09c9c> │ │ │ │ + blcs 1f6f000 <__read_chk@plt+0x1f09c2c> │ │ │ │ stmdbge r4!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ ldrbne pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ - andcs lr, r6, #76, 26 @ 0x1300 │ │ │ │ + andcs lr, r6, #132, 26 @ 0x2100 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0722002 │ │ │ │ @ instruction: 0xf7fffc2d │ │ │ │ andcs fp, r0, #344064 @ 0x54000 │ │ │ │ stccs 2, cr9, [r0, #-28] @ 0xffffffe4 │ │ │ │ stmdbge r3, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @@ -44882,78 +44854,78 @@ │ │ │ │ stmdbge r8, {r1, r8, ip, pc} │ │ │ │ andvs pc, r2, r9, asr r8 @ │ │ │ │ strls r2, [r1], -r0, lsl #4 │ │ │ │ andscs r9, r4, #0, 4 │ │ │ │ @ instruction: 0x0198f8d3 │ │ │ │ @ instruction: 0xf13b23aa │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blge 12ce33c <__read_chk@plt+0x1268f68> │ │ │ │ + blge 12ce2cc <__read_chk@plt+0x1268ef8> │ │ │ │ @ instruction: 0xf8c79b08 │ │ │ │ @ instruction: 0xf7ff3354 │ │ │ │ @ instruction: 0xf503b883 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf07f016c │ │ │ │ @ instruction: 0xf7fffde1 │ │ │ │ - bmi ffd3f348 <__read_chk@plt+0xffcd9f74> │ │ │ │ + bmi ffd3f2d8 <__read_chk@plt+0xffcd9f04> │ │ │ │ cmpppl sp, r6, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strteq pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r3, [r8], #-268 @ 0xfffffef4 │ │ │ │ vst4.8 {d25-d28}, [pc], r3 │ │ │ │ andls r4, r2, r0, lsr #1 │ │ │ │ andhi pc, r2, r9, asr r8 @ │ │ │ │ @ instruction: 0xf8cd2200 │ │ │ │ andls r8, r0, #4 │ │ │ │ ldceq 8, cr15, [ip], {211} @ 0xd3 │ │ │ │ @ instruction: 0xf13b2314 │ │ │ │ @ instruction: 0x4606fad5 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmibmi lr!, {r0, r2, r4, r5, r7, r8, r9, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [sl], {211} @ 0xd3 │ │ │ │ + stcl 7, cr15, [r2], {211} @ 0xd3 │ │ │ │ @ instruction: 0x46314632 │ │ │ │ - blx 174f16e <__read_chk@plt+0x16e9d9a> │ │ │ │ + blx 16cf0fe <__read_chk@plt+0x1669d2a> │ │ │ │ @ instruction: 0xf7d32005 │ │ │ │ - @ instruction: 0xf04fed44 │ │ │ │ + @ instruction: 0xf04fed7c │ │ │ │ @ instruction: 0xf7f330ff │ │ │ │ - @ instruction: 0xf7fffd0d │ │ │ │ + @ instruction: 0xf7fffd0b │ │ │ │ stccs 8, cr11, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x81b3f000 │ │ │ │ ldrbtmi r4, [fp], #-3060 @ 0xfffff40c │ │ │ │ ldmiblt r3, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ ldreq pc, [r4], -r4, lsl #2 │ │ │ │ cmnlt r8, r0, lsr r8 │ │ │ │ stc2l 1, cr15, [r6], #-76 @ 0xffffffb4 │ │ │ │ stmdacs r0, {r3, ip, pc} │ │ │ │ orrshi pc, sp, r0 │ │ │ │ @ instruction: 0xf1584630 │ │ │ │ - stmdals r8, {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx 1bcd610 <__read_chk@plt+0x1b6823c> │ │ │ │ + stmdals r8, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + blx 1bcd5a0 <__read_chk@plt+0x1b681cc> │ │ │ │ stmdage r8, {r4, r5, sp, lr} │ │ │ │ ldc2 1, cr15, [r6], #-76 @ 0xffffffb4 │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0b84611 │ │ │ │ @ instruction: 0xf7fffe75 │ │ │ │ @ instruction: 0xf104b82d │ │ │ │ @ instruction: 0xe7e3061c │ │ │ │ vnmlsne.f64 d25, d10, d7 │ │ │ │ @ instruction: 0xf63f2a02 │ │ │ │ stccs 12, cr10, [r0, #-192] @ 0xffffff40 │ │ │ │ ldmdage r5, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #224, 18 @ 0x380000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - mcrr 7, 13, pc, sl, cr3 @ │ │ │ │ + stc 7, cr15, [r2], {211} @ 0xd3 │ │ │ │ andcs r4, r1, #198656 @ 0x30800 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ strcc pc, [r4], #-2259 @ 0xfffff72d │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7d34630 │ │ │ │ - @ instruction: 0xf506ee4e │ │ │ │ + @ instruction: 0xf506ee86 │ │ │ │ ldrtmi r4, [r3], -r0, lsl #5 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ svcpl 0x00fff882 │ │ │ │ @ instruction: 0xf0722205 │ │ │ │ @ instruction: 0xf7fffb17 │ │ │ │ andcs fp, ip, r0, lsl #16 │ │ │ │ cdp2 0, 5, cr15, cr0, cr2, {5} │ │ │ │ @@ -44963,15 +44935,15 @@ │ │ │ │ @ instruction: 0xf0a2fe13 │ │ │ │ smlattlt r8, r3, sp, pc @ │ │ │ │ @ instruction: 0xf8e2f0a3 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8d32100 │ │ │ │ @ instruction: 0xf0e100bc │ │ │ │ @ instruction: 0xf157fd29 │ │ │ │ - @ instruction: 0xf897f98f │ │ │ │ + @ instruction: 0xf897f937 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ @ instruction: 0xf0a2b812 │ │ │ │ stmdacc r0, {r0, r1, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ @ instruction: 0xf0a200c0 │ │ │ │ @@ -44985,83 +44957,83 @@ │ │ │ │ @ instruction: 0xf8d8fd09 │ │ │ │ andscs r0, r8, #0 │ │ │ │ ldmib r0, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf0dc012f │ │ │ │ @ instruction: 0xf8d8f9cf │ │ │ │ @ instruction: 0xf8d22000 │ │ │ │ orrlt r1, r1, r0, asr #1 │ │ │ │ - blcc 26c108 <__read_chk@plt+0x206d34> │ │ │ │ + blcc 26c098 <__read_chk@plt+0x206cc4> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf502d10b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ stmdacs r0!, {r4, r5, r6} │ │ │ │ @ instruction: 0xf003d00b │ │ │ │ - blcs 492038 <__read_chk@plt+0x42cc64> │ │ │ │ + blcs 491fc8 <__read_chk@plt+0x42cbf4> │ │ │ │ @ instruction: 0xf8d8d007 │ │ │ │ ldmib r3, {ip, sp}^ │ │ │ │ @ instruction: 0xf0f9012f │ │ │ │ @ instruction: 0xf7feffd5 │ │ │ │ @ instruction: 0xf8d2bfd6 │ │ │ │ andcs r0, r0, #188 @ 0xbc │ │ │ │ - blx 114d81e <__read_chk@plt+0x10e844a> │ │ │ │ + blx 114d7ae <__read_chk@plt+0x10e83da> │ │ │ │ @ instruction: 0xf0b4e7f1 │ │ │ │ @ instruction: 0xf7fef80b │ │ │ │ stccs 15, cr11, [r0, #-816] @ 0xfffffcd0 │ │ │ │ svcge 0x00c9f47e │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x3738f893 │ │ │ │ @ instruction: 0xf57f065b │ │ │ │ @ instruction: 0xf0bfac26 │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x008bf43e │ │ │ │ andcs r4, r5, #2441216 @ 0x254000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - bl fed4f294 <__read_chk@plt+0xfece9ec0> │ │ │ │ + bl ffb4f224 <__read_chk@plt+0xffae9e50> │ │ │ │ stmdavs r0!, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xffe4f06f │ │ │ │ andls r4, r0, fp, lsr #12 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ @ instruction: 0xf1302004 │ │ │ │ @ instruction: 0xf7feff9d │ │ │ │ - blmi 1d41144 <__read_chk@plt+0x1cdbd70> │ │ │ │ + blmi 1d410d4 <__read_chk@plt+0x1cdbd00> │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ andcc r6, ip, r0, lsr r8 │ │ │ │ - blx 1c4d67c <__read_chk@plt+0x1be82a8> │ │ │ │ + blx 1c4d60c <__read_chk@plt+0x1be8238> │ │ │ │ @ instruction: 0xf0de6830 │ │ │ │ @ instruction: 0xf7fef94b │ │ │ │ addsmi fp, r4, #428 @ 0x1ac │ │ │ │ stmdbvs r3!, {r2, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ ldmdavc sl, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ cmple sl, r0, lsl #20 │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ - mrrc2 1, 5, pc, r4, cr8 @ │ │ │ │ + blx fffcd882 <__read_chk@plt+0xfff684ae> │ │ │ │ andcs r4, r5, #2113536 @ 0x204000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe2cf2e8 <__read_chk@plt+0xfe269f14> │ │ │ │ + bl ff0cf278 <__read_chk@plt+0xff069ea4> │ │ │ │ strmi r6, [r3], -r2, lsr #16 │ │ │ │ mrscs r9, R11_usr │ │ │ │ andcs r2, r4, r5, lsl #4 │ │ │ │ @ instruction: 0xff76f130 │ │ │ │ ldrbtmi r4, [fp], #-2939 @ 0xfffff485 │ │ │ │ - blcs ab520 <__read_chk@plt+0x4614c> │ │ │ │ + blcs ab4b0 <__read_chk@plt+0x460dc> │ │ │ │ stmdbvs r3!, {r0, r5, r6, r8, ip, lr, pc}^ │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ @ instruction: 0xf158b10b │ │ │ │ - andcs pc, r0, #15104 @ 0x3b00 │ │ │ │ + andcs pc, r0, #232448 @ 0x38c00 │ │ │ │ ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ stc2 0, cr15, [r8, #736] @ 0x2e0 │ │ │ │ cmplt r3, r3, lsr #18 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ - bcs af540 <__read_chk@plt+0x4a16c> │ │ │ │ + bcs af4d0 <__read_chk@plt+0x4a0fc> │ │ │ │ @ instruction: 0xf104d031 │ │ │ │ @ instruction: 0xf1580010 │ │ │ │ - stmdami pc!, {r0, r1, r3, r5, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ + stmdami pc!, {r0, r1, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf1714478 │ │ │ │ - @ instruction: 0xf8d7ff6d │ │ │ │ + @ instruction: 0xf8d7ff15 │ │ │ │ ldrdvs r2, [r0, -r4]! │ │ │ │ movwvs pc, #16898 @ 0x4202 @ │ │ │ │ @ instruction: 0xd128429c │ │ │ │ cmnlt fp, r3, lsr #18 │ │ │ │ cmnlt sl, sl, lsl r8 │ │ │ │ cmplt fp, fp, asr r8 │ │ │ │ andcs r6, r5, #2293760 @ 0x230000 │ │ │ │ @@ -45081,118 +45053,118 @@ │ │ │ │ @ instruction: 0xf8d7e00d │ │ │ │ vqrshl.s8 q1, q2, q9 │ │ │ │ addmi r6, ip, #4, 2 │ │ │ │ @ instruction: 0xf502d0d8 │ │ │ │ addsmi r6, ip, #402653187 @ 0x18000003 │ │ │ │ vqadd.s8 , q9, q1 │ │ │ │ addsmi r6, r4, #92, 4 @ 0xc0000005 │ │ │ │ - blmi dc5794 <__read_chk@plt+0xd603c0> │ │ │ │ + blmi dc5724 <__read_chk@plt+0xd60350> │ │ │ │ @ instruction: 0xf8592100 │ │ │ │ ldmdavs r3!, {r0, r1, sp, lr} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ ldc2 0, cr15, [r2], #-900 @ 0xfffffc7c │ │ │ │ @ instruction: 0xf8d36833 │ │ │ │ @ instruction: 0xf0e100bc │ │ │ │ @ instruction: 0xf7fefa73 │ │ │ │ stmibvs r3!, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ - blmi b4b2f4 <__read_chk@plt+0xae5f20> │ │ │ │ + blmi b4b284 <__read_chk@plt+0xae5eb0> │ │ │ │ @ instruction: 0xf8592100 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ ldc2 0, cr15, [lr], {225} @ 0xe1 │ │ │ │ mrclt 7, 6, APSR_nzcv, cr12, cr14, {7} │ │ │ │ @ instruction: 0xf0bc4630 │ │ │ │ @ instruction: 0xf157fa4f │ │ │ │ - @ instruction: 0xf897f87f │ │ │ │ + @ instruction: 0xf897f827 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ @ instruction: 0xf7fe30f4 │ │ │ │ stmdbvs r0!, {r0, r1, r2, r3, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - ldc 7, cr15, [lr, #840] @ 0x348 │ │ │ │ + ldcl 7, cr15, [r6, #840] @ 0x348 │ │ │ │ msreq SPSR_s, #0, 2 │ │ │ │ @ instruction: 0xf67e2bc8 │ │ │ │ ldmdbmi r8!, {r0, r2, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d34479 │ │ │ │ - strmi lr, [r6], -lr, ror #21 │ │ │ │ + strmi lr, [r6], -r6, lsr #22 │ │ │ │ rsbeq pc, r3, pc, rrx │ │ │ │ @ instruction: 0xf854f151 │ │ │ │ rsbcs r4, r4, r0, lsl #13 │ │ │ │ @ instruction: 0xf850f151 │ │ │ │ stmib sp, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ andcs r8, r5, #0 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ mrc2 1, 7, pc, cr10, cr0, {1} │ │ │ │ ldrbtmi r4, [fp], #-2861 @ 0xfffff4d3 │ │ │ │ stmdblt r3!, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf1046963 │ │ │ │ - blcs 91554 <__read_chk@plt+0x2c180> │ │ │ │ + blcs 914e4 <__read_chk@plt+0x2c110> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr0, cr15, {1} │ │ │ │ - blx fe64da6e <__read_chk@plt+0xfe5e869a> │ │ │ │ + blx 104d9fe <__read_chk@plt+0xfe862a> │ │ │ │ ldrtmi lr, [r0], -ip, ror #12 │ │ │ │ - blx fe54da76 <__read_chk@plt+0xfe4e86a2> │ │ │ │ + blx f4da06 <__read_chk@plt+0xee8632> │ │ │ │ stmibvs r3!, {r3, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ stmdavs r3!, {r0, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x0000deff │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r2, ip, sl, lsl #12 │ │ │ │ + andseq r2, ip, lr, lsl r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, ip, r0, ror r5 │ │ │ │ - andseq r2, ip, r6, lsr #5 │ │ │ │ - andseq r2, ip, ip, ror #13 │ │ │ │ - eoreq pc, ip, ip, lsl pc @ │ │ │ │ - mlaseq r1, lr, ip, sl │ │ │ │ - andseq pc, fp, r4, lsr #3 │ │ │ │ - andseq pc, fp, sl, asr #2 │ │ │ │ - andseq r2, ip, r4, asr #9 │ │ │ │ - @ instruction: 0x001c23d4 │ │ │ │ - andseq r2, ip, r0, ror #6 │ │ │ │ - andseq lr, fp, r6, ror pc │ │ │ │ - andseq lr, fp, lr, lsl pc │ │ │ │ - andseq r2, ip, r2, asr #3 │ │ │ │ - andseq r2, ip, r0, asr #3 │ │ │ │ - @ instruction: 0x001c21dc │ │ │ │ - andseq r2, ip, r6, ror #1 │ │ │ │ - andseq r2, ip, r8, lsl #1 │ │ │ │ - andseq lr, fp, r4, asr sp │ │ │ │ - andseq lr, fp, r8, lsl sp │ │ │ │ - @ instruction: 0x001becd2 │ │ │ │ - andseq r1, ip, r4, ror #31 │ │ │ │ - andseq r1, ip, r6, ror #30 │ │ │ │ - andseq r1, ip, sl, asr pc │ │ │ │ - eorseq fp, lr, lr, lsr #30 │ │ │ │ - andseq r1, ip, r6, ror #28 │ │ │ │ - andseq r1, ip, r2, ror #30 │ │ │ │ - andseq r1, ip, r2, asr #29 │ │ │ │ - eorseq fp, lr, sl, lsr sp │ │ │ │ - andseq sl, sp, r8, lsr fp │ │ │ │ - andseq r1, ip, ip, ror #28 │ │ │ │ - andseq r1, ip, r8, lsl #28 │ │ │ │ - ldrshteq fp, [lr], -r2 │ │ │ │ + andseq r2, ip, r4, lsl #9 │ │ │ │ + @ instruction: 0x001c21ba │ │ │ │ + andseq r2, ip, r0, lsl #12 │ │ │ │ + eoreq pc, ip, r0, lsr lr @ │ │ │ │ + eorseq sl, r1, r2, lsr #23 │ │ │ │ + ldrheq pc, [fp], -r8 @ │ │ │ │ + andseq pc, fp, lr, asr r0 @ │ │ │ │ + @ instruction: 0x001c23d8 │ │ │ │ + andseq r2, ip, r8, ror #5 │ │ │ │ + andseq r2, ip, r4, ror r2 │ │ │ │ + andseq lr, fp, sl, lsl #29 │ │ │ │ + andseq lr, fp, r2, lsr lr │ │ │ │ + ldrsbeq r2, [ip], -r6 │ │ │ │ + ldrsbeq r2, [ip], -r4 │ │ │ │ + ldrsheq r2, [ip], -r0 │ │ │ │ + @ instruction: 0x001c1ffa │ │ │ │ + mulseq ip, ip, pc @ │ │ │ │ + andseq lr, fp, r8, ror #24 │ │ │ │ + andseq lr, fp, ip, lsr #24 │ │ │ │ + andseq lr, fp, r6, ror #23 │ │ │ │ + @ instruction: 0x001c1ef8 │ │ │ │ + andseq r1, ip, sl, ror lr │ │ │ │ + andseq r1, ip, lr, ror #28 │ │ │ │ + mlaseq lr, lr, pc, fp @ │ │ │ │ + andseq r1, ip, sl, ror sp │ │ │ │ + andseq r1, ip, r6, ror lr │ │ │ │ + @ instruction: 0x001c1dd6 │ │ │ │ + eorseq fp, lr, sl, lsr #27 │ │ │ │ + andseq sl, sp, ip, asr #20 │ │ │ │ + andseq r1, ip, r0, lsl #27 │ │ │ │ + andseq r1, ip, ip, lsl sp │ │ │ │ + eorseq fp, lr, r2, ror #24 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr0, cr12, {6} │ │ │ │ - blmi 18cf940 <__read_chk@plt+0x186a56c> │ │ │ │ + blmi 18cf8d0 <__read_chk@plt+0x186a4fc> │ │ │ │ ldrmi fp, [r5], -r7, ror #1 │ │ │ │ - blvs 17cf948 <__read_chk@plt+0x176a574> │ │ │ │ - blcs 17cf94c <__read_chk@plt+0x176a578> │ │ │ │ + blvs 17cf8d8 <__read_chk@plt+0x176a504> │ │ │ │ + blcs 17cf8dc <__read_chk@plt+0x176a508> │ │ │ │ ldrbtmi r4, [lr], #-1148 @ 0xfffffb84 │ │ │ │ ldrmi r9, [r9], fp, lsl #12 │ │ │ │ svcge 0x001a682b │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9265 │ │ │ │ andls r0, r4, r0, lsl #4 │ │ │ │ andcs r6, r0, #24, 18 @ 0x60000 │ │ │ │ - blcc 10cf96c <__read_chk@plt+0x106a598> │ │ │ │ + blcc 10cf8fc <__read_chk@plt+0x106a528> │ │ │ │ ldrbtmi r6, [fp], #-58 @ 0xffffffc6 │ │ │ │ - blge 6eb768 <__read_chk@plt+0x686394> │ │ │ │ + blge 6eb6f8 <__read_chk@plt+0x686324> │ │ │ │ movwls r4, #34334 @ 0x861e │ │ │ │ eorsvs r7, r2, r3, lsl #18 │ │ │ │ nopeq {19} │ │ │ │ strmi sp, [r2], r9 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @ instruction: 0xf85a80d0 │ │ │ │ ssatmi r3, #4, r4, lsl #30 │ │ │ │ @@ -45200,15 +45172,15 @@ │ │ │ │ strmi lr, [r3], r8 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldrmi r8, [sl], r0, asr #1 │ │ │ │ @ instruction: 0xf85b9307 │ │ │ │ movwls r3, #28444 @ 0x6f1c │ │ │ │ @ instruction: 0xf44fae18 │ │ │ │ smlabtls r5, r0, r0, r4 │ │ │ │ - ldc2l 1, cr15, [r8], #-352 @ 0xfffffea0 │ │ │ │ + stc2 1, cr15, [r0], #-352 @ 0xfffffea0 │ │ │ │ stmdbls r5, {r8, r9, sp} │ │ │ │ @ instruction: 0xf0196030 │ │ │ │ andvc r0, r3, r8, lsl #16 │ │ │ │ adcshi pc, r9, r0 │ │ │ │ @ instruction: 0xf5029a04 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ stmdavs sl!, {r2, r4, r6, r7, r8, sl} │ │ │ │ @@ -45285,15 +45257,15 @@ │ │ │ │ @ instruction: 0x53b6f500 │ │ │ │ addsmi r3, sl, #28, 6 @ 0x70000000 │ │ │ │ strhi pc, [r6, #1]! │ │ │ │ adcspl pc, r5, r0, lsl #10 │ │ │ │ addmi r3, r2, #16 │ │ │ │ ldrhi pc, [r7, #1] │ │ │ │ ldmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bvs 1762978 <__read_chk@plt+0x16fd5a4> │ │ │ │ + bvs 1762908 <__read_chk@plt+0x16fd534> │ │ │ │ @ instruction: 0xf001429a │ │ │ │ movwcs r8, #5508 @ 0x1584 │ │ │ │ movwcs r9, #778 @ 0x30a │ │ │ │ vcgt.s8 d25, d6, d5 │ │ │ │ movwls r1, #37800 @ 0x93a8 │ │ │ │ @ instruction: 0xf85be058 │ │ │ │ ssatmi r3, #3, r4, lsl #30 │ │ │ │ @@ -45319,24 +45291,24 @@ │ │ │ │ andseq r0, fp, r5, asr #3 │ │ │ │ andseq r0, fp, sl, lsl #2 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ addeq r0, ip, #27 │ │ │ │ - ldrbtcc pc, [pc], #79 @ 91814 <__read_chk@plt+0x2c440> @ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 917a4 <__read_chk@plt+0x2c3d0> @ │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf1584630 │ │ │ │ - ldmdavs fp!, {r0, r2, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - blx 2cdd88 <__read_chk@plt+0x2689b4> │ │ │ │ + @ instruction: 0xf9b0f158 │ │ │ │ ldmdbcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 19eb8a0 <__read_chk@plt+0x19864cc> │ │ │ │ + blls 19eb830 <__read_chk@plt+0x198645c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0410300 │ │ │ │ @ instruction: 0x46208474 │ │ │ │ pop {r0, r1, r2, r5, r6, ip, sp, pc} │ │ │ │ strcs r8, [r1], #-4080 @ 0xfffff010 │ │ │ │ tstcs r4, #335544320 @ 0x14000000 │ │ │ │ strcc lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ @@ -45372,153 +45344,153 @@ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ pkhbteq r7, r4, r8, lsl #18 │ │ │ │ rschi pc, r4, #0, 2 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8dbd004 │ │ │ │ stccs 0, cr4, [r0], {-0} │ │ │ │ orrshi pc, r6, #0 │ │ │ │ - blcs b8500 <__read_chk@plt+0x5312c> │ │ │ │ + blcs b8490 <__read_chk@plt+0x530bc> │ │ │ │ teqphi r5, #0 @ p-variant is OBSOLETE │ │ │ │ subeq pc, r0, r0, lsl r0 @ │ │ │ │ movthi pc, #28736 @ 0x7040 @ │ │ │ │ ldmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm r6, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb lr, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r6, [r4], -sl, lsr #16 │ │ │ │ ldmdbvc r9, {r0, r1, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf1400689 │ │ │ │ ldmdbvs r0, {r1, r4, r5, r6, r7, r9, sl, pc}^ │ │ │ │ @ instruction: 0xf13a3001 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdacs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs fp, {r1, r2, ip, pc} │ │ │ │ ldmdavs fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmib sp, {r1, r2, r8, fp, ip, pc}^ │ │ │ │ - blge e16534 <__read_chk@plt+0xdb1160> │ │ │ │ + blge e164c4 <__read_chk@plt+0xdb10f0> │ │ │ │ movwls r4, #54808 @ 0xd618 │ │ │ │ stmib sp, {r0, r4, r6, r8, r9, sp}^ │ │ │ │ ldrmi r4, [r9], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7d32201 │ │ │ │ - blls 1cc470 <__read_chk@plt+0x16709c> │ │ │ │ + blls 1cc4e0 <__read_chk@plt+0x16710c> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdals sp, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ strbpl pc, [r0], #-1283 @ 0xfffffafd @ │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf88d4611 │ │ │ │ @ instruction: 0xf8948128 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ @ instruction: 0x464330f4 │ │ │ │ - blx 104daa2 <__read_chk@plt+0xfe86ce> │ │ │ │ + blx 104da32 <__read_chk@plt+0xfe865e> │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, r7, r9, sl, pc} │ │ │ │ ldmdbvc fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ svceq 0x0020f013 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf043bf14 │ │ │ │ @ instruction: 0xf0430310 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ stmdavs ip!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ ldmdbvc r9, {r0, r1, r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf140068a │ │ │ │ stmdbvs r0!, {r0, r4, r6, r7, r9, sl, pc}^ │ │ │ │ @ instruction: 0xf8529a07 │ │ │ │ - bl 11da20 <__read_chk@plt+0xb864c> │ │ │ │ + bl 11d9b0 <__read_chk@plt+0xb85dc> │ │ │ │ smlabblt fp, r0, r0, r0 │ │ │ │ - @ instruction: 0xf948f158 │ │ │ │ + @ instruction: 0xf8f0f158 │ │ │ │ strtmi r9, [r8], -r8, lsl #24 │ │ │ │ @ instruction: 0xf7fe4621 │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r2, r5, fp, sp, lr} │ │ │ │ mrscs r2, R9_usr │ │ │ │ - blx fe44dca0 <__read_chk@plt+0xfe3e88cc> │ │ │ │ + blx fe44dc30 <__read_chk@plt+0xfe3e885c> │ │ │ │ stmdals r4, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ ldmdbvs r9, {r9, sp} │ │ │ │ @ instruction: 0xf996f7fe │ │ │ │ stmdavs r3!, {r2, r3, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - @ instruction: 0xf930f158 │ │ │ │ + @ instruction: 0xf8d8f158 │ │ │ │ stmdavs r9!, {r2, fp, ip, pc} │ │ │ │ @ instruction: 0xffe4f7fa │ │ │ │ stmdavs fp!, {r5, sp, lr} │ │ │ │ ldmdbvs r8, {r0, sl, sp} │ │ │ │ @ instruction: 0xf944f7fe │ │ │ │ stmdavs fp!, {r1, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7fe6918 │ │ │ │ stmdacs r0, {r0, r8, fp, ip, sp, lr, pc} │ │ │ │ subhi pc, r6, #64 @ 0x40 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0x0690791a │ │ │ │ rschi pc, pc, #64, 2 │ │ │ │ - bcs b822c <__read_chk@plt+0x52e58> │ │ │ │ + bcs b81bc <__read_chk@plt+0x52de8> │ │ │ │ strbthi pc, [r5], r0 @ │ │ │ │ - blcs abae4 <__read_chk@plt+0x46710> │ │ │ │ + blcs aba74 <__read_chk@plt+0x466a0> │ │ │ │ ldrbhi pc, [sp] @ │ │ │ │ @ instruction: 0xf1584630 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvc fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf1000699 │ │ │ │ @ instruction: 0xf1b885d4 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8df86b5 │ │ │ │ ldrbtmi r1, [r9], #-1828 @ 0xfffff8dc │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldmda r4!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda ip!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r1, #2818048 @ 0x2b0000 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0x4618ab36 │ │ │ │ cmpcs r1, #872415232 @ 0x34000000 │ │ │ │ @ instruction: 0xf7d34619 │ │ │ │ - @ instruction: 0x9c06ea3c │ │ │ │ + @ instruction: 0x9c06ea74 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strtmi r8, [r0], -r2, lsr #13 │ │ │ │ - b acf9b8 <__read_chk@plt+0xa6a5e4> │ │ │ │ + b 18cf948 <__read_chk@plt+0x186a574> │ │ │ │ teqpeq r2, #0, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5b34681 │ │ │ │ tstls r1, #128, 30 @ 0x200 │ │ │ │ strhi pc, [r8], r0, lsl #1 │ │ │ │ addpl pc, r0, pc, asr #8 │ │ │ │ - blx 154dfe4 <__read_chk@plt+0x14e8c10> │ │ │ │ + @ instruction: 0xf9faf158 │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ tstcc r0, #3358720 @ 0x334000 │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf8df9312 │ │ │ │ strtmi r2, [r3], -ip, asr #13 │ │ │ │ @ instruction: 0xac1e9911 │ │ │ │ eorsvs r4, r0, sl, ror r4 │ │ │ │ - ldc 7, cr15, [r2, #-840]! @ 0xfffffcb8 │ │ │ │ - bls 1abb74 <__read_chk@plt+0x1467a0> │ │ │ │ + stcl 7, cr15, [sl, #-840]! @ 0xfffffcb8 │ │ │ │ + bls 1abb04 <__read_chk@plt+0x146730> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf5029912 │ │ │ │ @ instruction: 0xf8cd5240 │ │ │ │ @ instruction: 0xf8cdb04c │ │ │ │ @ instruction: 0x4693a054 │ │ │ │ andgt pc, r1, r3, lsl #16 │ │ │ │ stmib sp, {r1, r5, r6, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf892cc0e │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820304 │ │ │ │ - blge 75dea4 <__read_chk@plt+0x6f8ad0> │ │ │ │ + blge 75de34 <__read_chk@plt+0x6f8a60> │ │ │ │ @ instruction: 0xf1b8930c │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blls 3b3148 <__read_chk@plt+0x34dd74> │ │ │ │ + blls 3b30d8 <__read_chk@plt+0x34dd04> │ │ │ │ ldmdavs r0!, {r6, r9, sp} │ │ │ │ @ instruction: 0xf8db601a │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ submi r6, r9, #2293760 @ 0x230000 │ │ │ │ svclt 0x00141c5a │ │ │ │ movwcs r4, #1571 @ 0x623 │ │ │ │ andcs r9, r0, #67108864 @ 0x4000000 │ │ │ │ movwls r9, #15116 @ 0x3b0c │ │ │ │ movwls r9, #11023 @ 0x2b0f │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ @ instruction: 0xf1539b10 │ │ │ │ - strmi pc, [r1], r7, lsr #29 │ │ │ │ + strmi pc, [r1], pc, asr #28 │ │ │ │ vtst.8 d2, d0, d0 │ │ │ │ movwge r8, #8820 @ 0x2274 │ │ │ │ eorcs pc, r0, r3, asr r8 @ │ │ │ │ @ instruction: 0x47184413 │ │ │ │ muleq r0, sp, r6 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ @@ -45543,87 +45515,87 @@ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ orrhi pc, r8, r0, asr #32 │ │ │ │ ldmdbvs r3, {r1, r3, r5, fp, sp, lr} │ │ │ │ pkhbteq r7, r9, r9, lsl #18 │ │ │ │ eorhi pc, r1, #64, 2 │ │ │ │ stmdbcs r0, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ ldrbhi pc, [r7], r0 @ │ │ │ │ - blcs abbc0 <__read_chk@plt+0x467ec> │ │ │ │ + blcs abb50 <__read_chk@plt+0x4677c> │ │ │ │ ldrbhi pc, [lr, #-0]! @ │ │ │ │ - blcs afc08 <__read_chk@plt+0x4a834> │ │ │ │ + blcs afb98 <__read_chk@plt+0x4a7c4> │ │ │ │ ldrbhi pc, [sl, #-0]! @ │ │ │ │ stmdbcs r0, {r0, r4, r6, fp, sp, lr} │ │ │ │ ldrbhi pc, [r6, #-0]! @ │ │ │ │ rsbcs sl, r4, #19200 @ 0x4b00 │ │ │ │ @ instruction: 0xf7d34620 │ │ │ │ - @ instruction: 0x4620ea7e │ │ │ │ + @ instruction: 0x4620eab6 │ │ │ │ orrsls pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0xff98f138 │ │ │ │ @ instruction: 0xf5039b04 │ │ │ │ movwls r5, #62272 @ 0xf340 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcs 14abd38 <__read_chk@plt+0x1446964> │ │ │ │ + blcs 14abcc8 <__read_chk@plt+0x14468f4> │ │ │ │ cmpcs r0, #168, 30 @ 0x2a0 │ │ │ │ - blcs d60810 <__read_chk@plt+0xcfb43c> │ │ │ │ + blcs d607a0 <__read_chk@plt+0xcfb3cc> │ │ │ │ msrhi SPSR_svc, r1 │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ @ instruction: 0xf14f0912 │ │ │ │ ldmdacs r2, {r0, r2, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a9d913 │ │ │ │ strtmi r0, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xffbaf14f │ │ │ │ @ instruction: 0xf7d34620 │ │ │ │ - @ instruction: 0xf8dfe964 │ │ │ │ + @ instruction: 0xf8dfe99c │ │ │ │ @ instruction: 0xf1c01570 │ │ │ │ cmncs r5, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - ldcl 7, cr15, [r4, #840]! @ 0x348 │ │ │ │ + mcr 7, 1, pc, cr12, cr2, {6} @ │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf8df3190 │ │ │ │ andcs r1, r5, #92, 10 @ 0x17000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0048f7d2 │ │ │ │ + svc 0x0080f7d2 │ │ │ │ ldcge 4, cr9, [lr], {-0} │ │ │ │ @ instruction: 0x4602a936 │ │ │ │ strmi r9, [r8], -sp, lsl #2 │ │ │ │ cmpcs r1, fp, asr #12 │ │ │ │ ldc2 1, cr15, [r2], {79} @ 0x4f │ │ │ │ @ instruction: 0xf04f9a0f │ │ │ │ ldmdavs r0!, {sl, fp} │ │ │ │ subsge pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf89246e2 │ │ │ │ @ instruction: 0xf88d30f4 │ │ │ │ @ instruction: 0xf043c128 │ │ │ │ @ instruction: 0xf8820304 │ │ │ │ - blls 25e020 <__read_chk@plt+0x1f8c4c> │ │ │ │ + blls 25dfb0 <__read_chk@plt+0x1f8bdc> │ │ │ │ @ instruction: 0xcc12e9cd │ │ │ │ movweq lr, #52147 @ 0xcbb3 │ │ │ │ eorsgt pc, r8, sp, asr #17 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ tstls r0, #4456448 @ 0x440000 │ │ │ │ movwls sl, #51995 @ 0xcb1b │ │ │ │ ldmdbls r0, {r1, r3, r5, fp, sp, lr} │ │ │ │ ldmdbvc fp, {r0, r1, r4, r8, fp, sp, lr} │ │ │ │ movtne pc, #963 @ 0x3c3 @ │ │ │ │ @ instruction: 0xf0404219 │ │ │ │ - blls 473008 <__read_chk@plt+0x40dc34> │ │ │ │ + blls 472f98 <__read_chk@plt+0x40dbc4> │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ submi r6, r9, #14221312 @ 0xd90000 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbhi pc, [r1], #0 @ │ │ │ │ subcs r6, r0, #2293760 @ 0x230000 │ │ │ │ movwcc r9, #7948 @ 0x1f0c │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ andle r6, r0, sl, lsr r0 │ │ │ │ movwls r4, #5667 @ 0x1623 │ │ │ │ - blls 39a4a4 <__read_chk@plt+0x3350d0> │ │ │ │ + blls 39a434 <__read_chk@plt+0x335060> │ │ │ │ movwge lr, #10701 @ 0x29cd │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ bicmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - ldc2l 1, cr15, [r4, #332] @ 0x14c │ │ │ │ + ldc2l 1, cr15, [ip, #-332]! @ 0xfffffeb4 │ │ │ │ ldmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ lslhi pc, r0, #4 @ │ │ │ │ @ instruction: 0xf010e8df │ │ │ │ cmneq sp, #1409286147 @ 0x54000003 │ │ │ │ cmneq r5, #-2147483609 @ 0x80000027 │ │ │ │ @ instruction: 0x03220373 │ │ │ │ @ instruction: 0x019e019e │ │ │ │ @@ -45632,27 +45604,27 @@ │ │ │ │ @ instruction: 0x019e019e │ │ │ │ @ instruction: 0x019e03b4 │ │ │ │ @ instruction: 0xf8df0384 │ │ │ │ strbmi r1, [r8], -ip, lsl #9 │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ strmi pc, [r4], -fp, asr #30 │ │ │ │ stmdavs sl!, {r4, r7, r8, sl, sp, lr, pc} │ │ │ │ - blcs ac144 <__read_chk@plt+0x46d70> │ │ │ │ + blcs ac0d4 <__read_chk@plt+0x46d00> │ │ │ │ adcshi pc, ip, r0 │ │ │ │ @ instruction: 0x0698791b │ │ │ │ adcshi pc, r8, r0, asr #2 │ │ │ │ svceq 0x0000f1ba │ │ │ │ sbchi pc, r0, r0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs r2, {r1, r8, sl, pc}^ │ │ │ │ stmdbeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ - b 1459664 <__read_chk@plt+0x13f4290> │ │ │ │ + b 14595f4 <__read_chk@plt+0x13f4220> │ │ │ │ @ instruction: 0xf8530b89 │ │ │ │ - blcs 9ddcc <__read_chk@plt+0x389f8> │ │ │ │ + blcs 9dd5c <__read_chk@plt+0x38988> │ │ │ │ strbhi pc, [r4] @ │ │ │ │ vsubl.s8 , d0, d1 │ │ │ │ ldcge 4, cr8, [lr], {244} @ 0xf4 │ │ │ │ ldrtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf04f2275 │ │ │ │ ldrbtmi r3, [fp], #-255 @ 0xffffff01 │ │ │ │ adcvs r2, r3, r0, lsl #18 │ │ │ │ @@ -45675,19 +45647,19 @@ │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ stmib sp, {r2, sl, ip, sp}^ │ │ │ │ andcs r2, r1, #-2147483648 @ 0x80000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls sl, #56118 @ 0xdb36 │ │ │ │ cmpcs r1, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf7d34619 │ │ │ │ - stmdavs r3!, {r1, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ stmdbvs r3!, {r0, r4, r5, r7, r9, sl, pc} │ │ │ │ @ instruction: 0xf0013302 │ │ │ │ - blmi ffe71dec <__read_chk@plt+0xffe0ca18> │ │ │ │ + blmi ffe71d7c <__read_chk@plt+0xffe0c9a8> │ │ │ │ @ instruction: 0xf8529a0b │ │ │ │ stmdbls r4, {r0, r1, sp, lr, pc} │ │ │ │ strcs r4, [r0], #-1570 @ 0xfffff9de │ │ │ │ smlawbmi r8, sp, r8, pc @ │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04f910f │ │ │ │ stmdals sp, {r3, r4, r5, r6, sl, fp} │ │ │ │ @@ -45705,22 +45677,22 @@ │ │ │ │ ldmne r9, {r2, r3, r5, fp, sp, lr} │ │ │ │ ldmpl r8, {r0, r1, r3, r4, r7, sl, lr} │ │ │ │ stcne 8, cr15, [r4], {81} @ 0x51 │ │ │ │ stceq 8, cr15, [r8], {75} @ 0x4b │ │ │ │ stmdavs r3!, {r0, r3, r4, r7, ip, lr}^ │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ stcne 0, cr8, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - @ instruction: 0xff0ef157 │ │ │ │ + mrc2 1, 5, pc, cr6, cr7, {2} │ │ │ │ stmdals r4, {r2, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fa4621 │ │ │ │ rsbvs pc, r0, r1, asr #27 │ │ │ │ - blvs fe7abed8 <__read_chk@plt+0xfe746b04> │ │ │ │ + blvs fe7abe68 <__read_chk@plt+0xfe746a94> │ │ │ │ @ instruction: 0xb1236863 │ │ │ │ @ instruction: 0xf1571d20 │ │ │ │ - stmdavs fp!, {r0, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdals r4, {r2, r3, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fa4621 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r0, rrx │ │ │ │ stmdals pc, {r0, r1, r3, r4, r7, r8, r9, fp, sp, lr} @ │ │ │ │ eorvs r2, fp, r0, lsl #4 │ │ │ │ @ instruction: 0xf8902101 │ │ │ │ @@ -45730,260 +45702,260 @@ │ │ │ │ @ instruction: 0xf0b86918 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r0, #4, 16 @ 0x40000 │ │ │ │ @ instruction: 0xf7fd6919 │ │ │ │ ldr pc, [r6, #3907]! @ 0xf43 │ │ │ │ andcs r4, r5, #3260416 @ 0x31c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr2, {6} │ │ │ │ + mcr 7, 2, pc, cr14, cr2, {6} @ │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [r8], #452 @ 0x1c4 │ │ │ │ strb r2, [r1], #1024 @ 0x400 │ │ │ │ subscs r2, r0, #67108864 @ 0x4000000 │ │ │ │ stmib sp, {r0, r2, r8, r9, ip, pc}^ │ │ │ │ ldrb r2, [fp], #777 @ 0x309 │ │ │ │ @ instruction: 0xf1ba9907 │ │ │ │ svclt 0x00180200 │ │ │ │ stmdbcs r0, {r0, r9, sp} │ │ │ │ andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ suble r2, lr, r0, lsl #20 │ │ │ │ - blcs ac320 <__read_chk@plt+0x46f4c> │ │ │ │ + blcs ac2b0 <__read_chk@plt+0x46edc> │ │ │ │ ldmibmi r8!, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - blmi fee4d69c <__read_chk@plt+0xfede82c8> │ │ │ │ + blmi fee4d70c <__read_chk@plt+0xfede8338> │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, fp, ror r4 │ │ │ │ @ instruction: 0xf7d26f19 │ │ │ │ - cmpcs r0, #15232 @ 0x3b80 │ │ │ │ + cmpcs r0, #608 @ 0x260 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ ldrmi sl, [r9], -fp, asr #24 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ - svc 0x00f8f7d2 │ │ │ │ + ldmda r0!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbcs r4, lr, #32, 12 @ 0x2000000 │ │ │ │ movwcs r2, #5120 @ 0x1400 │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ @ instruction: 0xf88d4623 │ │ │ │ @ instruction: 0xf04e417b │ │ │ │ ldmdacs r9!, {r0, r2, r4, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf10d2008 │ │ │ │ andsvc r0, ip, r4, ror r9 │ │ │ │ - @ instruction: 0xf80ef158 │ │ │ │ + @ instruction: 0xffb6f157 │ │ │ │ andsls r4, sp, r0, lsl #13 │ │ │ │ @ instruction: 0xf1716830 │ │ │ │ - bls 810674 <__read_chk@plt+0x7ab2a0> │ │ │ │ + bls 8104a4 <__read_chk@plt+0x7ab0d0> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf8dd4629 │ │ │ │ subsvs r8, r4, r0, lsl r0 │ │ │ │ strbmi r9, [r0], -r0, lsl #8 │ │ │ │ strtmi r9, [r3], -r8, lsl #24 │ │ │ │ stc2l 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ @ instruction: 0xf1574648 │ │ │ │ - @ instruction: 0xf508fe81 │ │ │ │ + @ instruction: 0xf508fe29 │ │ │ │ stmdavs r4!, {r6, r9, ip, lr} │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ - blls 28b420 <__read_chk@plt+0x22604c> │ │ │ │ + blls 28b3b0 <__read_chk@plt+0x225fdc> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldmibmi r2, {r0, r1, r3, r6, r7, sl, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - andcs lr, r3, #10624 @ 0x2980 │ │ │ │ + andcs lr, r3, #14208 @ 0x3780 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0712004 │ │ │ │ sub pc, r6, r7, lsl #25 │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ stmib sp, {r0, sp}^ │ │ │ │ @ instruction: 0xf06f3009 │ │ │ │ movwls r0, #21250 @ 0x5302 │ │ │ │ stmibmi r8, {r3, r5, r6, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - stmdavs sl!, {r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs sl!, {r3, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ ldmdbvs r3, {r2, r9, sl, lr} │ │ │ │ pkhbteq r7, r8, r9, lsl #18 │ │ │ │ mvnhi pc, #64, 2 │ │ │ │ stmdbls r7, {r1, r4, r6, r8, fp, sp, lr} │ │ │ │ eorcs pc, r2, r1, asr r8 @ │ │ │ │ ldmdavc r0, {r1, r2, r9, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs fp, {r0, r1, r5, r7, r8, sl, pc} │ │ │ │ stmib sp, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ - blge e1abbc <__read_chk@plt+0xdb57e8> │ │ │ │ + blge e1ab4c <__read_chk@plt+0xdb5778> │ │ │ │ movwls r4, #54808 @ 0xd618 │ │ │ │ andcs r2, r1, #1140850689 @ 0x44000001 │ │ │ │ strls r4, [r0], #-1561 @ 0xfffff9e7 │ │ │ │ - svc 0x0086f7d2 │ │ │ │ - blls 24b2b0 <__read_chk@plt+0x1e5edc> │ │ │ │ + svc 0x00bef7d2 │ │ │ │ + blls 24b240 <__read_chk@plt+0x1e5e6c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbmi r5!, {r0, r5, r6, r8, r9, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [r8, #-840]! @ 0xfffffcb8 │ │ │ │ + stc 7, cr15, [r0, #840]! @ 0x348 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ mcrr2 0, 7, pc, sl, cr1 @ │ │ │ │ - bls 24bd2c <__read_chk@plt+0x1e6958> │ │ │ │ + bls 24bcbc <__read_chk@plt+0x1e68e8> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r3!, {r4, r5, sl, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldr sl, [r8, #-3345] @ 0xfffff2ef │ │ │ │ - blls 439c44 <__read_chk@plt+0x3d4870> │ │ │ │ + blls 439bd4 <__read_chk@plt+0x3d4800> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 2bdd14 <__read_chk@plt+0x258940> │ │ │ │ + blls 2bdca4 <__read_chk@plt+0x2588d0> │ │ │ │ stmdavs fp!, {r2, r3, r4, fp, sp, lr} │ │ │ │ ldrb r6, [r3], #2328 @ 0x918 │ │ │ │ - blcs ac480 <__read_chk@plt+0x470ac> │ │ │ │ + blcs ac410 <__read_chk@plt+0x4703c> │ │ │ │ stclge 4, cr15, [r6], #-252 @ 0xffffff04 │ │ │ │ andcs r4, r5, #100, 18 @ 0x190000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stcl 7, cr15, [r4, #-840] @ 0xfffffcb8 │ │ │ │ + ldcl 7, cr15, [ip, #-840]! @ 0xfffffcb8 │ │ │ │ strmi r4, [r0], r2, ror #22 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ svcvs 0x00194620 │ │ │ │ - ldc 7, cr15, [ip, #-840]! @ 0xfffffcb8 │ │ │ │ + ldcl 7, cr15, [r4, #-840]! @ 0xfffffcb8 │ │ │ │ stmib sp, {r4, r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf50d8000 │ │ │ │ @ instruction: 0x46197896 │ │ │ │ strbmi r2, [r0], -r1, lsl #4 │ │ │ │ - svc 0x0046f7d2 │ │ │ │ + svc 0x007ef7d2 │ │ │ │ movwcs r2, #4718 @ 0x126e │ │ │ │ movwls r4, #1600 @ 0x640 │ │ │ │ @ instruction: 0x46234611 │ │ │ │ cmnpmi fp, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffc4f04d │ │ │ │ bicle r2, lr, r9, ror r8 │ │ │ │ andsvc r6, ip, r3, lsr r8 │ │ │ │ @ instruction: 0xf1716830 │ │ │ │ - stmdavs fp!, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ - blls 1994e4 <__read_chk@plt+0x134110> │ │ │ │ + blls 199474 <__read_chk@plt+0x1340a0> │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ andcs r4, r0, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf0b72101 │ │ │ │ stmdavs fp!, {r0, r2, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r0, #4, 16 @ 0x40000 │ │ │ │ @ instruction: 0xf7fd6919 │ │ │ │ ldr pc, [r6], #3629 @ 0xe2d │ │ │ │ andcs r6, sl, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xf7d12100 │ │ │ │ - blls 20df4c <__read_chk@plt+0x1a8b78> │ │ │ │ + blls 20dfbc <__read_chk@plt+0x1a8be8> │ │ │ │ addmi r4, r3, #135266304 @ 0x8100000 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf0000a00 │ │ │ │ - blls 3334c4 <__read_chk@plt+0x2ce0f0> │ │ │ │ - bl feaf88d4 <__read_chk@plt+0xfea93500> │ │ │ │ + blls 333454 <__read_chk@plt+0x2ce080> │ │ │ │ + bl feaf8864 <__read_chk@plt+0xfea93490> │ │ │ │ addsmi r0, r3, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0x4613bfb8 │ │ │ │ - blmi f36cd0 <__read_chk@plt+0xed18fc> │ │ │ │ + blmi f36c60 <__read_chk@plt+0xed188c> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldmdbls r1, {r0, r9, sp} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7d26830 │ │ │ │ - ldmdavs r3!, {r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r2, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r9, r0, #294912 @ 0x48000 │ │ │ │ ldrbt r5, [r6], #1114 @ 0x45a │ │ │ │ andcs r6, sl, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xf7d12100 │ │ │ │ - blls 30df04 <__read_chk@plt+0x2a8b30> │ │ │ │ + blls 30df74 <__read_chk@plt+0x2a8ba0> │ │ │ │ addmi r4, r3, #135266304 @ 0x8100000 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xf0000a00 │ │ │ │ - blls 333410 <__read_chk@plt+0x2ce03c> │ │ │ │ + blls 3333a0 <__read_chk@plt+0x2cdfcc> │ │ │ │ strbmi r9, [fp], #-2569 @ 0xfffff5f7 │ │ │ │ svclt 0x00a84293 │ │ │ │ movwls r4, #5651 @ 0x1613 │ │ │ │ ldrbtmi r4, [fp], #-2857 @ 0xfffff4d7 │ │ │ │ - blls 48c084 <__read_chk@plt+0x426cb0> │ │ │ │ + blls 48c014 <__read_chk@plt+0x426c40> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #1290 @ 0x50a │ │ │ │ ldrb r9, [r8], #783 @ 0x30f │ │ │ │ - ldrhteq sp, [r8], -r4 │ │ │ │ - ldrhteq sp, [r8], -r2 │ │ │ │ + eorseq sp, r8, r4, lsr #6 │ │ │ │ + eorseq sp, r8, r2, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq fp, [lr], -r6 │ │ │ │ - eorseq fp, lr, r2, lsl #20 │ │ │ │ - eorseq fp, lr, r0, ror #18 │ │ │ │ - eorseq sp, r8, r4, asr r0 │ │ │ │ - eorseq sl, r1, r2, ror #1 │ │ │ │ - andseq r1, ip, ip, ror fp │ │ │ │ - andseq r1, ip, r8, ror fp │ │ │ │ - andseq r1, ip, ip, ror fp │ │ │ │ - andseq r1, ip, r8, ror fp │ │ │ │ - andseq r1, ip, sl, asr #26 │ │ │ │ - andseq r1, ip, r4, asr #21 │ │ │ │ - andseq r1, ip, r2, lsl #25 │ │ │ │ - eorseq r8, r1, r8, lsr #4 │ │ │ │ - mulseq ip, lr, r8 │ │ │ │ - ldrdeq r5, [r1], -r0 @ │ │ │ │ - andseq r1, ip, sl, lsr #16 │ │ │ │ - andseq r0, ip, r0, lsr #21 │ │ │ │ - eoreq sp, r5, r6, lsr sp │ │ │ │ - @ instruction: 0x001b84d8 │ │ │ │ - andseq lr, sp, r6, lsl r9 │ │ │ │ - andseq r8, fp, sl, asr #9 │ │ │ │ - eorseq r9, r1, r4, asr #23 │ │ │ │ - andseq fp, fp, r8, lsr #13 │ │ │ │ - andseq r0, ip, r0, ror r9 │ │ │ │ + eorseq fp, lr, r6, ror #22 │ │ │ │ + eorseq fp, lr, r2, ror sl │ │ │ │ + ldrsbteq fp, [lr], -r0 │ │ │ │ + eorseq sp, r8, r4, asr #1 │ │ │ │ + eorseq r9, r1, r6, ror #31 │ │ │ │ + mulseq ip, r0, sl │ │ │ │ + andseq r1, ip, ip, lsl #21 │ │ │ │ + mulseq ip, r0, sl │ │ │ │ + andseq r1, ip, ip, lsl #21 │ │ │ │ + andseq r1, ip, lr, asr ip │ │ │ │ + @ instruction: 0x001c19d8 │ │ │ │ + mulseq ip, r6, fp │ │ │ │ + eorseq r8, r1, ip, lsr #2 │ │ │ │ + @ instruction: 0x001c17b2 │ │ │ │ + eoreq r4, r1, r4, ror #31 │ │ │ │ + andseq r1, ip, lr, lsr r7 │ │ │ │ + @ instruction: 0x001c09b4 │ │ │ │ + eoreq sp, r5, sl, asr #24 │ │ │ │ + andseq r8, fp, r0, lsr #8 │ │ │ │ + andseq lr, sp, sl, lsr #16 │ │ │ │ + andseq r8, fp, r2, lsl r4 │ │ │ │ + eorseq r9, r1, r8, asr #21 │ │ │ │ + @ instruction: 0x001bb5f0 │ │ │ │ + andseq r0, ip, r4, lsl #17 │ │ │ │ andeq r1, r0, r8, lsr #14 │ │ │ │ - andseq r1, ip, r2, lsl #17 │ │ │ │ - andseq r1, ip, r8, lsr r7 │ │ │ │ - eorseq r0, r9, r8, asr #12 │ │ │ │ - @ instruction: 0x001c16b4 │ │ │ │ - andseq r1, ip, r0, lsr #13 │ │ │ │ - andseq r1, ip, lr, lsr r4 │ │ │ │ - @ instruction: 0x001c15d6 │ │ │ │ - eorseq r0, r9, r6, ror #9 │ │ │ │ - eorseq r0, r1, r4, ror r8 │ │ │ │ - eorseq r0, r1, lr, lsr #16 │ │ │ │ + mulseq ip, r6, r7 │ │ │ │ + andseq r1, ip, ip, asr #12 │ │ │ │ + ldrhteq r0, [r9], -r8 │ │ │ │ + andseq r1, ip, r8, asr #11 │ │ │ │ + @ instruction: 0x001c15b4 │ │ │ │ + andseq r1, ip, r2, asr r3 │ │ │ │ + andseq r1, ip, sl, ror #9 │ │ │ │ + eorseq r0, r9, r6, asr r5 │ │ │ │ + eorseq r0, r1, r8, ror r7 │ │ │ │ + eorseq r0, r1, r2, lsr r7 │ │ │ │ @ instruction: 0xf1386830 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bcs 930230 <__read_chk@plt+0x8cae5c> │ │ │ │ + bcs 9301c0 <__read_chk@plt+0x8cadec> │ │ │ │ ldmdavc sl, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a22 │ │ │ │ tstls r7, #-268435441 @ 0xf000000f │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ andcs r3, r0, ip, asr sl │ │ │ │ tstls r4, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf7d26899 │ │ │ │ - blls 5cd378 <__read_chk@plt+0x567fa4> │ │ │ │ + blls 5cd3e8 <__read_chk@plt+0x568014> │ │ │ │ andsls r2, r6, r5, lsl #4 │ │ │ │ ldmvs r9, {sp} │ │ │ │ - mrrc 7, 13, pc, ip, cr2 @ │ │ │ │ - mcr 7, 3, pc, cr2, cr2, {6} @ │ │ │ │ + ldc 7, cr15, [r4], {210} @ 0xd2 │ │ │ │ + mrc 7, 4, APSR_nzcv, cr10, cr2, {6} │ │ │ │ ldmib sp, {r1, r9, sl, lr}^ │ │ │ │ @ instruction: 0x46181316 │ │ │ │ @ instruction: 0xf82ef14c │ │ │ │ stmdacs r0, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ rschi pc, r6, #0 │ │ │ │ - bcs fb0278 <__read_chk@plt+0xf4aea4> │ │ │ │ + bcs fb0208 <__read_chk@plt+0xf4ae34> │ │ │ │ strbhi pc, [fp, #0]! @ │ │ │ │ andcs r9, r5, #1543503872 @ 0x5c000000 │ │ │ │ - bcc 7d0598 <__read_chk@plt+0x76b1c4> │ │ │ │ + bcc 7d0528 <__read_chk@plt+0x76b154> │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ ldmdavs r9, {r2, r4, r8, r9, ip, pc}^ │ │ │ │ - mcrr 7, 13, pc, r2, cr2 @ │ │ │ │ + ldcl 7, cr15, [sl], #-840 @ 0xfffffcb8 │ │ │ │ andcs r9, r5, #20, 22 @ 0x5000 │ │ │ │ andcs r9, r0, r6, lsl r0 │ │ │ │ @ instruction: 0xf7d26859 │ │ │ │ - @ instruction: 0xf7d2ec3c │ │ │ │ - strmi lr, [r2], -r2, asr #28 │ │ │ │ + @ instruction: 0xf7d2ec74 │ │ │ │ + @ instruction: 0x4602ee7a │ │ │ │ tstne r6, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf14c4618 │ │ │ │ stmdacs r0, {r0, r2, r3, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [ip], -r0 @ │ │ │ │ tstls r6, #3342336 @ 0x330000 │ │ │ │ - blcs fb02c0 <__read_chk@plt+0xf4aeec> │ │ │ │ + blcs fb0250 <__read_chk@plt+0xf4ae7c> │ │ │ │ ldrthi pc, [lr], -r0 @ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf013791b │ │ │ │ @ instruction: 0xf89b0f20 │ │ │ │ svclt 0x001430f4 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ @@ -45994,124 +45966,124 @@ │ │ │ │ @ instruction: 0xf0409116 │ │ │ │ @ instruction: 0xf1b886ac │ │ │ │ andsle r0, sp, r0, lsl #30 │ │ │ │ @ instruction: 0xf8926832 │ │ │ │ @ instruction: 0xf1b99000 │ │ │ │ andsle r0, r7, r0, lsl #30 │ │ │ │ @ instruction: 0xf7d2930e │ │ │ │ - stmdavs r1, {r1, r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r1, {r1, r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ eoreq pc, fp, #1073741866 @ 0x4000002a │ │ │ │ rscseq pc, sp, #2 │ │ │ │ - bl f8ee4 <__read_chk@plt+0x93b10> │ │ │ │ + bl f8e74 <__read_chk@plt+0x93aa0> │ │ │ │ stmdavc r9, {r0, r3, r6, r8}^ │ │ │ │ biceq pc, r0, r1, asr #7 │ │ │ │ smlabbeq r1, r1, r0, pc @ │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ stmdbcs r0, {r0, r8} │ │ │ │ strbhi pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xb113e9dd │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8dbd010 │ │ │ │ - bcs 9a2d8 <__read_chk@plt+0x34f04> │ │ │ │ + bcs 9a268 <__read_chk@plt+0x34e94> │ │ │ │ strbhi pc, [r0, #-0]! @ │ │ │ │ @ instruction: 0xf1574658 │ │ │ │ - ldmdavs r0!, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xffecf170 │ │ │ │ + @ instruction: 0xff94f170 │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ stmdbvs fp, {r0, r3, r5, fp, sp, lr} │ │ │ │ strb r1, [r7], ip, lsl #26 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0ed4478 │ │ │ │ @ instruction: 0xe67cfbd5 │ │ │ │ @ instruction: 0xf50d682b │ │ │ │ rsbcs r7, r4, #2457600 @ 0x258000 │ │ │ │ ldmdavs r9, {r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0839b12 │ │ │ │ tstls r5, #67108864 @ 0x4000000 │ │ │ │ - mcr 7, 6, pc, cr8, cr2, {6} @ │ │ │ │ + svc 0x0000f7d2 │ │ │ │ movwcs r4, #1608 @ 0x648 │ │ │ │ orrscc pc, r0, sp, lsl #17 │ │ │ │ - blx ff94e80a <__read_chk@plt+0xff8e9436> │ │ │ │ + blx ff94e79a <__read_chk@plt+0xff8e93c6> │ │ │ │ @ instruction: 0xf8d39b0f │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ svclt 0x00a82b50 │ │ │ │ - blcc 45b078 <__read_chk@plt+0x3f5ca4> │ │ │ │ + blcc 45b008 <__read_chk@plt+0x3f5c34> │ │ │ │ vqrdmlah.s d18, d0, d19 │ │ │ │ strbmi r8, [r8], -r6, ror #5 │ │ │ │ cdp2 1, 8, cr15, cr4, cr14, {2} │ │ │ │ svclt 0x009c2812 │ │ │ │ @ instruction: 0x461f2312 │ │ │ │ tstcs r2, #20, 18 @ 0x50000 │ │ │ │ ldrmi r2, [pc], -pc, lsl #2 │ │ │ │ @ instruction: 0xf14f4648 │ │ │ │ strbmi pc, [r8], -r5, lsl #24 @ │ │ │ │ - stc 7, cr15, [lr, #840]! @ 0x348 │ │ │ │ + stcl 7, cr15, [r6, #840]! @ 0x348 │ │ │ │ ldmne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ rsbeq pc, r4, #192, 2 @ 0x30 │ │ │ │ ldrbtmi r2, [r9], #-869 @ 0xfffffc9b │ │ │ │ @ instruction: 0xf7d24648 │ │ │ │ - movwcs lr, #2624 @ 0xa40 │ │ │ │ + movwcs lr, #2680 @ 0xa78 │ │ │ │ orrscc pc, r0, sp, lsl #17 │ │ │ │ - blcs f8fc4 <__read_chk@plt+0x93bf0> │ │ │ │ + blcs f8f54 <__read_chk@plt+0x93b80> │ │ │ │ ldrhi pc, [r8], #-0 │ │ │ │ stmiane r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - cmpcs r1, #144, 22 @ 0x24000 │ │ │ │ + cmpcs r1, #200, 22 @ 0x32000 │ │ │ │ streq lr, [r0, -sp, asr #19] │ │ │ │ stmdals sp, {r0, r9, sp} │ │ │ │ @ instruction: 0xf8cd4619 │ │ │ │ @ instruction: 0xf7d29008 │ │ │ │ - blls 60da0c <__read_chk@plt+0x5a8638> │ │ │ │ + blls 60da7c <__read_chk@plt+0x5a86a8> │ │ │ │ ldmdavs r0!, {r1, r4, r8, r9, ip, pc} │ │ │ │ ldmdavs r0!, {r1, r2, r3, r4, r6, sl, sp, lr, pc} │ │ │ │ svceq 0x0000f1ba │ │ │ │ strbthi pc, [sp], #0 @ │ │ │ │ - beq ce4f4 <__read_chk@plt+0x69120> │ │ │ │ + beq ce484 <__read_chk@plt+0x690b0> │ │ │ │ @ instruction: 0xf8dfe456 │ │ │ │ svcls 0x0011088c │ │ │ │ @ instruction: 0xf0ed4478 │ │ │ │ @ instruction: 0xe61afb73 │ │ │ │ stmdavc r1, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - blls 23345c <__read_chk@plt+0x1ce088> │ │ │ │ + blls 2333ec <__read_chk@plt+0x1ce018> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andcs r8, sl, #-838860800 @ 0xce000000 │ │ │ │ @ instruction: 0xf7d14618 │ │ │ │ - strmi lr, [r1], ip, lsl #28 │ │ │ │ + strmi lr, [r1], r4, asr #28 │ │ │ │ strbmi r9, [fp, #-2821] @ 0xfffff4fb │ │ │ │ bichi pc, r4, #0 │ │ │ │ movwcs r6, #2096 @ 0x830 │ │ │ │ - blls 337040 <__read_chk@plt+0x2d1c6c> │ │ │ │ + blls 336fd0 <__read_chk@plt+0x2d1bfc> │ │ │ │ stmdbeq r3, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrmi r9, [r9, #2821] @ 0xb05 │ │ │ │ @ instruction: 0x4699bfb8 │ │ │ │ stmdacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ @ instruction: 0xf7d241c0 │ │ │ │ - ldmdavs r0!, {r1, r2, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r1, r2, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf5002200 │ │ │ │ @ instruction: 0xf88343a0 │ │ │ │ - ldr r2, [pc], #-4095 @ 92428 <__read_chk@plt+0x2d054> │ │ │ │ + ldr r2, [pc], #-4095 @ 923b8 <__read_chk@plt+0x2cfe4> │ │ │ │ stmdavc r1, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ stmdals r6, {r2, r3, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, sl, #-1526726656 @ 0xa5000000 │ │ │ │ - ldcl 7, cr15, [ip, #836] @ 0x344 │ │ │ │ - blls 2e3e48 <__read_chk@plt+0x27ea74> │ │ │ │ + mrc 7, 0, APSR_nzcv, cr4, cr1, {6} │ │ │ │ + blls 2e3dd8 <__read_chk@plt+0x27ea04> │ │ │ │ svclt 0x001c454b │ │ │ │ tstls r3, #0, 6 │ │ │ │ bichi pc, r2, #0 │ │ │ │ - bls 2f907c <__read_chk@plt+0x293ca8> │ │ │ │ + bls 2f900c <__read_chk@plt+0x293c38> │ │ │ │ addsmi r4, r3, #1258291200 @ 0x4b000000 │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-2032 @ 0xfffff810 │ │ │ │ ldmdavs r0!, {r8, r9, ip, pc} │ │ │ │ stmdavs fp!, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs fp, {r0, r1, r2, r3, r9, fp, ip, pc} │ │ │ │ @@ -46119,301 +46091,301 @@ │ │ │ │ @ instruction: 0xf8920f20 │ │ │ │ svclt 0x001430f4 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ @ instruction: 0xf1386830 │ │ │ │ ldmdavs r3!, {r0, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bcs 9304fc <__read_chk@plt+0x8cb128> │ │ │ │ + bcs 93048c <__read_chk@plt+0x8cb0b8> │ │ │ │ ldmdavc sl, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a22 │ │ │ │ @ instruction: 0xf8df81d3 │ │ │ │ andcs r7, r5, #180, 14 @ 0x2d00000 │ │ │ │ tstls r5, #0 │ │ │ │ ldmvs r9!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - b 503f8 │ │ │ │ + bl e50388 <__read_chk@plt+0xdeafb4> │ │ │ │ andcs r6, r5, #12124160 @ 0xb90000 │ │ │ │ andcs r9, r0, lr │ │ │ │ - b ffed0404 <__read_chk@plt+0xffe6b030> │ │ │ │ - ldcl 7, cr15, [lr], #840 @ 0x348 │ │ │ │ + bl cd0394 <__read_chk@plt+0xc6afc0> │ │ │ │ + ldc 7, cr15, [r6, #-840]! @ 0xfffffcb8 │ │ │ │ @ instruction: 0x46029b15 │ │ │ │ ldrmi r9, [r8], -lr, lsl #18 │ │ │ │ cdp2 1, 12, cr15, cr10, cr11, {2} │ │ │ │ stmdacs r0, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0x81bcf000 │ │ │ │ - bcs fb0540 <__read_chk@plt+0xf4b16c> │ │ │ │ + bcs fb04d0 <__read_chk@plt+0xf4b0fc> │ │ │ │ strthi pc, [sl], #0 │ │ │ │ @ instruction: 0x7778f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldrbtmi r9, [pc], #-789 @ 924e8 <__read_chk@plt+0x2d114> │ │ │ │ + ldrbtmi r9, [pc], #-789 @ 92478 <__read_chk@plt+0x2d0a4> │ │ │ │ @ instruction: 0xf7d26879 │ │ │ │ - ldmdavs r9!, {r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdavs r9!, {r3, r4, r8, r9, fp, sp, lr, pc}^ │ │ │ │ andls r2, lr, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d22000 │ │ │ │ - @ instruction: 0xf7d2eada │ │ │ │ - blls 60d880 <__read_chk@plt+0x5a84ac> │ │ │ │ + @ instruction: 0xf7d2eb12 │ │ │ │ + blls 60d8f0 <__read_chk@plt+0x5a851c> │ │ │ │ stmdbls lr, {r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf14b4618 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - ldrhi pc, [pc, #-0] @ 92510 <__read_chk@plt+0x2d13c> │ │ │ │ + ldrhi pc, [pc, #-0] @ 924a0 <__read_chk@plt+0x2d0cc> │ │ │ │ movwls r6, #59443 @ 0xe833 │ │ │ │ - blcs fb0584 <__read_chk@plt+0xf4b1b0> │ │ │ │ + blcs fb0514 <__read_chk@plt+0xf4b140> │ │ │ │ strhi pc, [r3, #-0] │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf013791b │ │ │ │ ldrmi r0, [pc], -r0, lsr #6 │ │ │ │ ldrhi pc, [lr, #64]! @ 0x40 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldmdavs r3!, {r2, r3, r4, ip, lr, pc} │ │ │ │ mulls r0, r3, r8 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf7d2d016 │ │ │ │ - stmdavs r3, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ movteq lr, #39683 @ 0x9b03 │ │ │ │ stmdbeq fp!, {r0, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldmibeq sp!, {r0, r3, ip, sp, lr, pc}^ │ │ │ │ vmov.i16 , #187 @ 0x00bb │ │ │ │ @ instruction: 0xf08303c0 │ │ │ │ @ instruction: 0xf1b90301 │ │ │ │ svclt 0x000c0f00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9316c <__read_chk@plt+0x2dd98> │ │ │ │ - ldrhi pc, [pc], #-64 @ 9256c <__read_chk@plt+0x2d198> │ │ │ │ + blcs 930fc <__read_chk@plt+0x2dd28> │ │ │ │ + ldrhi pc, [pc], #-64 @ 924fc <__read_chk@plt+0x2d128> │ │ │ │ @ instruction: 0xf1bb9f11 │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0x4658b113 │ │ │ │ - blx 17ceade <__read_chk@plt+0x176970a> │ │ │ │ + blx 1cea6e <__read_chk@plt+0x16969a> │ │ │ │ @ instruction: 0xf8d66839 │ │ │ │ stmdbcs r0, {ip, pc} │ │ │ │ orrhi pc, r0, r0 │ │ │ │ @ instruction: 0xf7d24648 │ │ │ │ - strmi lr, [r4], -r2, asr #26 │ │ │ │ + @ instruction: 0x4604ed7a │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 472b80 <__read_chk@plt+0x40d7ac> │ │ │ │ + blls 472b10 <__read_chk@plt+0x40d73c> │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ vadd.i8 d6, d2, d27 │ │ │ │ ldmdbvs fp, {r2, r3, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ @ instruction: 0xf8df816f │ │ │ │ andcs r1, r5, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - rsbscs lr, r9, #499712 @ 0x7a000 │ │ │ │ + rsbscs lr, r9, #729088 @ 0xb2000 │ │ │ │ strtmi r2, [r3], -r1, lsl #2 │ │ │ │ ldrmi r9, [r1], -r0, lsl #2 │ │ │ │ stc2 0, cr15, [lr, #-308] @ 0xfffffecc │ │ │ │ @ instruction: 0xf000286e │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r6, r8, pc} │ │ │ │ ldmdbvs fp, {r2, r3, r4, r8, sl, fp, ip} │ │ │ │ @ instruction: 0xf8dfe558 │ │ │ │ andcs r1, r5, #136, 12 @ 0x8800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 19d052c <__read_chk@plt+0x196b158> │ │ │ │ + b fe7d04bc <__read_chk@plt+0xfe76b0e8> │ │ │ │ andcs r6, r1, #2818048 @ 0x2b0000 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0x4618ab36 │ │ │ │ cmpcs r1, #872415232 @ 0x34000000 │ │ │ │ @ instruction: 0xf7d24619 │ │ │ │ - stmdavs fp!, {r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf88d2200 │ │ │ │ - bls 25aaa8 <__read_chk@plt+0x1f56d4> │ │ │ │ + bls 25aa38 <__read_chk@plt+0x1f5664> │ │ │ │ @ instruction: 0xf852695b │ │ │ │ @ instruction: 0xf7ff4023 │ │ │ │ @ instruction: 0xf04fba27 │ │ │ │ strdvs r3, [r3], -pc @ │ │ │ │ subcs r9, r0, #12, 22 @ 0x3000 │ │ │ │ andsvs r6, sl, r0, lsr r8 │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ @ instruction: 0x464368d9 │ │ │ │ @ instruction: 0xf7ff4249 │ │ │ │ - bls 3c0fc4 <__read_chk@plt+0x35bbf0> │ │ │ │ + bls 3c0f54 <__read_chk@plt+0x35bb80> │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ movtcs r6, #35 @ 0x23 │ │ │ │ @ instruction: 0x46436013 │ │ │ │ - bllt c9063c <__read_chk@plt+0xc2b268> │ │ │ │ + bllt c905cc <__read_chk@plt+0xc2b1f8> │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r3, r4, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r3, {r2, r4, r8, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfab10 │ │ │ │ andscs r3, r7, #8, 12 @ 0x800000 │ │ │ │ adcvs r4, r3, fp, ror r4 │ │ │ │ stmib sp, {r0, r2, r8, r9, sp}^ │ │ │ │ - blls 51b2e4 <__read_chk@plt+0x4b5f10> │ │ │ │ + blls 51b274 <__read_chk@plt+0x4b5ea0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df827e │ │ │ │ ldrbtmi r3, [fp], #-1524 @ 0xfffffa0c │ │ │ │ - blls 46aa08 <__read_chk@plt+0x405634> │ │ │ │ + blls 46a998 <__read_chk@plt+0x4055c4> │ │ │ │ @ instruction: 0xf8d39a0c │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ movtcs r6, #291 @ 0x123 │ │ │ │ andsvs r4, r3, r9, asr #4 │ │ │ │ - bllt 1d0690 <__read_chk@plt+0x16b2bc> │ │ │ │ + bllt 1d0620 <__read_chk@plt+0x16b24c> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8dfd039 │ │ │ │ andcs r1, r5, #208, 10 @ 0x34000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1505f0 <__read_chk@plt+0xeb21c> │ │ │ │ + b f50580 <__read_chk@plt+0xeeb1ac> │ │ │ │ andls sl, r0, r6, lsr fp │ │ │ │ movwls r4, #54808 @ 0xd618 │ │ │ │ @ instruction: 0x46192351 │ │ │ │ @ instruction: 0xf7d22201 │ │ │ │ - blls 1cd6f4 <__read_chk@plt+0x168320> │ │ │ │ + blls 1cd764 <__read_chk@plt+0x168390> │ │ │ │ @ instruction: 0xf503ac1e │ │ │ │ movwls r5, #62272 @ 0xf340 │ │ │ │ - blt fedd06c4 <__read_chk@plt+0xfed6b2f0> │ │ │ │ + blt fedd0654 <__read_chk@plt+0xfed6b280> │ │ │ │ strne pc, [r4, #2271]! @ 0x8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d24479 │ │ │ │ - strbmi lr, [r1], -ip, ror #19 │ │ │ │ + strbmi lr, [r1], -r4, lsr #20 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0712004 │ │ │ │ str pc, [ip], #2253 @ 0x8cd │ │ │ │ movwls r2, #20993 @ 0x5201 │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf7ff3209 │ │ │ │ - bls 2409b8 <__read_chk@plt+0x1db5e4> │ │ │ │ + bls 240948 <__read_chk@plt+0x1db574> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 232b00 <__read_chk@plt+0x1cd72c> │ │ │ │ + bls 232a90 <__read_chk@plt+0x1cd6bc> │ │ │ │ stmdacs r0, {r4, fp, ip, sp, lr} │ │ │ │ andhi pc, sl, #0 │ │ │ │ strbcs pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ @ instruction: 0xf8dfb90a │ │ │ │ andcs r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf8dfe7c4 │ │ │ │ andcs r1, r5, #96, 10 @ 0x18000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r2, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib sl!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf8a4f071 │ │ │ │ - bllt feb50734 <__read_chk@plt+0xfeaeb360> │ │ │ │ + bllt feb506c4 <__read_chk@plt+0xfeaeb2f0> │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8dbd007 │ │ │ │ @ instruction: 0xb1211000 │ │ │ │ @ instruction: 0xf1574658 │ │ │ │ - stmdavs ip!, {r0, r1, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs ip!, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ strcc r6, [r4], #-2339 @ 0xfffff6dd │ │ │ │ tstcs lr, #-1711276032 @ 0x9a000000 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ @ instruction: 0x3c09e9cd │ │ │ │ movweq pc, #36975 @ 0x906f @ │ │ │ │ @ instruction: 0xf7ff9305 │ │ │ │ - bls 240944 <__read_chk@plt+0x1db570> │ │ │ │ + bls 2408d4 <__read_chk@plt+0x1db500> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r0, {r3, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8dfac1c │ │ │ │ ldrbtmi r3, [fp], #-1288 @ 0xfffffaf8 │ │ │ │ andcs r6, r5, #25, 30 @ 0x64 │ │ │ │ - ldmib r4, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib ip, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andls r6, r6, fp, lsr #16 │ │ │ │ ldr r6, [r0], #-2331 @ 0xfffff6e5 │ │ │ │ tstls r0, #17408 @ 0x4400 │ │ │ │ @ instruction: 0xf1574618 │ │ │ │ - @ instruction: 0xf109fbc9 │ │ │ │ + @ instruction: 0xf109fb71 │ │ │ │ tstls r2, #-1006632960 @ 0xc4000000 │ │ │ │ ldmdblt r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ @ instruction: 0xf8dfb949 │ │ │ │ vst3. {d20-d22}, [pc :64], ip │ │ │ │ @ instruction: 0xf1575080 │ │ │ │ - @ instruction: 0xf44ffbb9 │ │ │ │ + @ instruction: 0xf44ffb61 │ │ │ │ ldrbtmi r5, [ip], #-896 @ 0xfffffc80 │ │ │ │ tstls r1, #16, 6 @ 0x40000000 │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf7ff9312 │ │ │ │ movwcs fp, #63844 @ 0xf964 │ │ │ │ svclt 0x00e2f7fe │ │ │ │ - bcs b0a3c <__read_chk@plt+0x4b668> │ │ │ │ + bcs b09cc <__read_chk@plt+0x4b5f8> │ │ │ │ ldclge 4, cr15, [sp], #508 @ 0x1fc │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ ldmdbvs fp, {r2, r3, r4, r5, r8, sl, sp, lr, pc} │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xac1e9b04 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ - blge e3742c <__read_chk@plt+0xdd2058> │ │ │ │ + blge e373bc <__read_chk@plt+0xdd1fe8> │ │ │ │ ldmdavs r9!, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ vst4.16 {d27,d29,d31,d33}, [pc :64], r1 │ │ │ │ ldmdavs r0!, {r6, r7, r9, lr} │ │ │ │ - mrrc 7, 13, pc, r6, cr2 @ │ │ │ │ + stc 7, cr15, [lr], {210} @ 0xd2 │ │ │ │ andcs r6, r0, #3342336 @ 0x330000 │ │ │ │ movmi pc, #12582912 @ 0xc00000 │ │ │ │ svccs 0x00fff883 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ orrshi pc, sl, r0 │ │ │ │ ldrbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7d22000 │ │ │ │ - cmpcs r1, #1146880 @ 0x118000 │ │ │ │ + cmpcs r1, #2064384 @ 0x1f8000 │ │ │ │ andcs r9, r1, #0 │ │ │ │ ldrmi r9, [r9], -sp, lsl #16 │ │ │ │ - bl 1550778 <__read_chk@plt+0x14eb3a4> │ │ │ │ + bl fe350708 <__read_chk@plt+0xfe2eb334> │ │ │ │ ldmiblt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwls r2, #20495 @ 0x500f │ │ │ │ @ instruction: 0x13a8f246 │ │ │ │ andcc lr, r9, sp, asr #19 │ │ │ │ stmdalt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bcs b0ab0 <__read_chk@plt+0x4b6dc> │ │ │ │ + bcs b0a40 <__read_chk@plt+0x4b66c> │ │ │ │ mcrge 4, 1, pc, cr9, cr15, {3} @ │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ ldmdbvs ip, {r2, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ - bls 1bf468 <__read_chk@plt+0x15a094> │ │ │ │ + bls 1bf3f8 <__read_chk@plt+0x15a024> │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8d2920f │ │ │ │ @ instruction: 0xf60225d4 │ │ │ │ addsmi r0, r3, #20, 4 @ 0x40000001 │ │ │ │ stmdavc r3!, {r1, r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf8dfb143 │ │ │ │ strtmi r0, [r1], -r0, lsr #8 │ │ │ │ @ instruction: 0xf7d24478 │ │ │ │ - stmdacs r0, {r1, r2, r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, sl, fp, sp, lr, pc} │ │ │ │ cmnphi r7, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xac1eab36 │ │ │ │ ldr r9, [r4, sp, lsl #6]! │ │ │ │ ldrdls pc, [r0], -r6 │ │ │ │ @ instruction: 0xf1704648 │ │ │ │ - @ instruction: 0xf8cbfd19 │ │ │ │ + @ instruction: 0xf8cbfcc1 │ │ │ │ ldr r0, [sl], r0 │ │ │ │ @ instruction: 0xac1e9b04 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ - blge e374e0 <__read_chk@plt+0xdd210c> │ │ │ │ + blge e37470 <__read_chk@plt+0xdd209c> │ │ │ │ @ instruction: 0xf1b8930d │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldmibmi r9!, {r5, r6, r7, r9, pc}^ │ │ │ │ @ instruction: 0xe7b24479 │ │ │ │ @ instruction: 0xf6ff2900 │ │ │ │ ldcge 15, cr10, [lr], {48} @ 0x30 │ │ │ │ @ instruction: 0x46982375 │ │ │ │ strdcs r4, [r4, #-165]! @ 0xffffff5b │ │ │ │ movwcc lr, #2500 @ 0x9c4 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ eorvs r4, r3, #160432128 @ 0x9900000 │ │ │ │ ldrbtmi r4, [sl], #-3058 @ 0xfffff40e │ │ │ │ adcvs r4, r3, fp, ror r4 │ │ │ │ ldrbtmi r4, [fp], #-3057 @ 0xfffff40f │ │ │ │ - blmi ffceac6c <__read_chk@plt+0xffc85898> │ │ │ │ + blmi ffceabfc <__read_chk@plt+0xffc85828> │ │ │ │ @ instruction: 0x61a3447b │ │ │ │ ldrbtmi r4, [fp], #-3056 @ 0xfffff410 │ │ │ │ @ instruction: 0xf06f61e3 │ │ │ │ stmib r4, {r0, r8, r9}^ │ │ │ │ - blmi ffc1ed04 <__read_chk@plt+0xffbb9930> │ │ │ │ + blmi ffc1ec94 <__read_chk@plt+0xffbb98c0> │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ - blt 11d08f8 <__read_chk@plt+0x116b524> │ │ │ │ + blt 11d0888 <__read_chk@plt+0x116b4b4> │ │ │ │ stmibmi sp!, {r2, r3, r5, r6, r7, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf7ff9106 │ │ │ │ - blcs 90093c <__read_chk@plt+0x89b568> │ │ │ │ + blcs 9008cc <__read_chk@plt+0x89b4f8> │ │ │ │ svclt 0x00b84648 │ │ │ │ tstls r6, #-2080374784 @ 0x84000000 │ │ │ │ eoreq pc, r1, #-1073741784 @ 0xc0000028 │ │ │ │ @ instruction: 0xf14e4617 │ │ │ │ adcsmi pc, r8, #154624 @ 0x25c00 │ │ │ │ svclt 0x0094463b │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @@ -46421,32 +46393,32 @@ │ │ │ │ ldrmi r2, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ stmdacs r0, {r2, r5, r8} │ │ │ │ ldcge 4, cr15, [lr, #-252] @ 0xffffff04 │ │ │ │ ldmdbvs fp, {r1, r3, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldcge 14, cr10, [lr], {167} @ 0xa7 │ │ │ │ - vldr d4, [pc, #876] @ 92cb8 <__read_chk@plt+0x2d8e4> │ │ │ │ + vldr d4, [pc, #876] @ 92c48 <__read_chk@plt+0x2d874> │ │ │ │ andcs r7, r5, #186368 @ 0x2d800 │ │ │ │ ldmibmi sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ff72abe4 <__read_chk@plt+0xff6c5810> │ │ │ │ + blmi ff72ab74 <__read_chk@plt+0xff6c57a0> │ │ │ │ stc 4, cr4, [sp, #484] @ 0x1e4 │ │ │ │ ldrbtmi r7, [fp], #-2846 @ 0xfffff4e2 │ │ │ │ - blmi ff6aacf0 <__read_chk@plt+0xff64591c> │ │ │ │ - blvc fed0dfe4 <__read_chk@plt+0xfeca8c10> │ │ │ │ + blmi ff6aac80 <__read_chk@plt+0xff6458ac> │ │ │ │ + blvc fed0df74 <__read_chk@plt+0xfeca8ba0> │ │ │ │ @ instruction: 0x61a3447b │ │ │ │ vstr d4, [sp, #856] @ 0x358 │ │ │ │ ldrbtmi r7, [fp], #-2850 @ 0xfffff4de │ │ │ │ @ instruction: 0xf04f61e3 │ │ │ │ eorvs r3, r3, #-67108861 @ 0xfc000003 │ │ │ │ - ldm r6, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia lr, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4601ab36 │ │ │ │ @ instruction: 0x46182250 │ │ │ │ movwls r4, #54937 @ 0xd699 │ │ │ │ - bl fe4508d8 <__read_chk@plt+0xfe3eb504> │ │ │ │ + bl ff250868 <__read_chk@plt+0xff1eb494> │ │ │ │ strbmi r9, [r8], -r7, lsl #20 │ │ │ │ smlawbcs r8, sp, r8, pc @ │ │ │ │ cdpeq 0, 7, cr15, cr8, cr15, {2} │ │ │ │ cmncs r1, #4, 20 @ 0x4000 │ │ │ │ msrgt CPSR_f, #14614528 @ 0xdf0000 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrmi r9, [r1], -pc, lsl #4 │ │ │ │ @@ -46472,24 +46444,24 @@ │ │ │ │ ldrmi r4, [r3], -r4, lsl #12 │ │ │ │ stmdavs r3!, {sp, lr, pc} │ │ │ │ @ instruction: 0x46201a9a │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf9daf14f │ │ │ │ ldmdavs r2!, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf5c31a8b │ │ │ │ - blcs 123918 <__read_chk@plt+0xbe544> │ │ │ │ + blcs 1238a8 <__read_chk@plt+0xbe4d4> │ │ │ │ mcrrne 13, 0, sp, fp, cr15 │ │ │ │ @ instruction: 0xf04f6023 │ │ │ │ andvc r0, fp, ip, lsr #6 │ │ │ │ mrrcne 8, 2, r6, sl, cr3 │ │ │ │ @ instruction: 0xf04f6022 │ │ │ │ andsvc r0, sl, r0, lsr #4 │ │ │ │ ldmdavs r2!, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf5c31a8b │ │ │ │ - blcs a393c <__read_chk@plt+0x3e568> │ │ │ │ + blcs a38cc <__read_chk@plt+0x3e4f8> │ │ │ │ movwcs fp, #4036 @ 0xfc4 │ │ │ │ stmdavs fp!, {r0, r1, r3, ip, sp, lr} │ │ │ │ ldmdavs r2!, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldmdbvs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ andne pc, r9, r3, asr r8 @ │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ bicsle r2, r2, r0, lsl #18 │ │ │ │ @@ -46500,261 +46472,261 @@ │ │ │ │ ldrbtmi r4, [r8], #-2201 @ 0xfffff767 │ │ │ │ @ instruction: 0xf81ef0ed │ │ │ │ stmdbls r7, {r0, r1, r2, r3, r9, fp, ip, pc} │ │ │ │ smlawbne r8, sp, r8, pc @ │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ - blt 150a84 <__read_chk@plt+0xeb6b0> │ │ │ │ - beq 10eeb4 <__read_chk@plt+0xa9ae0> │ │ │ │ + blt 150a14 <__read_chk@plt+0xeb640> │ │ │ │ + beq 10ee44 <__read_chk@plt+0xa9a70> │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blge e90890 <__read_chk@plt+0xe2b4bc> │ │ │ │ + blge e90820 <__read_chk@plt+0xe2b44c> │ │ │ │ andcs r4, r5, #2342912 @ 0x23c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda r6, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdals r9, {r1, r7, r9, sl, lr} │ │ │ │ stc2l 1, cr15, [lr, #-316]! @ 0xfffffec4 │ │ │ │ ldrbmi r2, [r3], -r3, lsl #4 │ │ │ │ ldrmi r9, [r1], -r0 │ │ │ │ @ instruction: 0xf06f2004 │ │ │ │ @ instruction: 0xf12f0a04 │ │ │ │ @ instruction: 0xf7fffbef │ │ │ │ @ instruction: 0xf10abb22 │ │ │ │ @ instruction: 0xf1ba0a01 │ │ │ │ @ instruction: 0xf77f0f00 │ │ │ │ stmibmi r3, {r3, r4, r5, r6, r7, r9, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7d14479 │ │ │ │ - strmi lr, [r2], ip, ror #31 │ │ │ │ + @ instruction: 0xf7d24479 │ │ │ │ + strmi lr, [r2], r4, lsr #16 │ │ │ │ @ instruction: 0xf14f9805 │ │ │ │ andcs pc, r3, #5312 @ 0x14c0 │ │ │ │ andls r4, r0, r3, asr r6 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - beq 1ceca8 <__read_chk@plt+0x1698d4> │ │ │ │ - blx ff5cefae <__read_chk@plt+0xff569bda> │ │ │ │ - blt ff990af0 <__read_chk@plt+0xff92b71c> │ │ │ │ + beq 1cec38 <__read_chk@plt+0x169864> │ │ │ │ + blx ff5cef3e <__read_chk@plt+0xff569b6a> │ │ │ │ + blt ff990a80 <__read_chk@plt+0xff92b6ac> │ │ │ │ ldrbtmi r4, [fp], #-2937 @ 0xfffff487 │ │ │ │ - blmi 1f0c3fc <__read_chk@plt+0x1ea7028> │ │ │ │ + blmi 1f0c38c <__read_chk@plt+0x1ea6fb8> │ │ │ │ ldmdbmi r9!, {r4, r7, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2681 @ 0xfffff587 │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ ldmdblt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bls 3658ec <__read_chk@plt+0x300518> │ │ │ │ + bls 36587c <__read_chk@plt+0x3004a8> │ │ │ │ and pc, r3, r2, asr r8 @ │ │ │ │ ldmdblt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #119808 @ 0x1d400 │ │ │ │ svcvs 0x0019447b │ │ │ │ - svc 0x00c4f7d1 │ │ │ │ - bmi 1d6cbd4 <__read_chk@plt+0x1d07800> │ │ │ │ + svc 0x00fcf7d1 │ │ │ │ + bmi 1d6cb64 <__read_chk@plt+0x1d07790> │ │ │ │ ldmdbvs fp, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ - blmi 1d02714 <__read_chk@plt+0x1c9d340> │ │ │ │ + blmi 1d026a4 <__read_chk@plt+0x1c9d2d0> │ │ │ │ ldmpl r3, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7fe930f │ │ │ │ - bmi 1c82a70 <__read_chk@plt+0x1c1d69c> │ │ │ │ + bmi 1c82a00 <__read_chk@plt+0x1c1d62c> │ │ │ │ andls r4, r6, #2046820352 @ 0x7a000000 │ │ │ │ - blt d90b44 <__read_chk@plt+0xd2b770> │ │ │ │ + blt d90ad4 <__read_chk@plt+0xd2b700> │ │ │ │ ldrbtmi r4, [r9], #-2413 @ 0xfffff693 │ │ │ │ stmdbmi sp!, {r0, r2, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ ldmdals r6, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7d14479 │ │ │ │ - andcs lr, r3, #680 @ 0x2a8 │ │ │ │ + andcs lr, r3, #904 @ 0x388 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0702004 │ │ │ │ movwcs pc, #7819 @ 0x1e8b @ │ │ │ │ @ instruction: 0xf7fe930e │ │ │ │ - blmi 1a42a50 <__read_chk@plt+0x19dd67c> │ │ │ │ + blmi 1a429e0 <__read_chk@plt+0x19dd60c> │ │ │ │ str r4, [r1, #1147] @ 0x47b │ │ │ │ movwcc r9, #6931 @ 0x1b13 │ │ │ │ - blcs b77c8 <__read_chk@plt+0x523f4> │ │ │ │ + blcs b7758 <__read_chk@plt+0x52384> │ │ │ │ ldmdavs r0!, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldcge 7, cr15, [r7], #-508 @ 0xfffffe04 │ │ │ │ andcs r4, r5, #1589248 @ 0x184000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x008ef7d1 │ │ │ │ + svc 0x00c6f7d1 │ │ │ │ stmdals r5, {r0, r1, r4, ip, pc} │ │ │ │ ldc2l 1, cr15, [r6], #316 @ 0x13c │ │ │ │ - blls 55b3a8 <__read_chk@plt+0x4f5fd4> │ │ │ │ + blls 55b338 <__read_chk@plt+0x4f5f64> │ │ │ │ andls r4, r0, r1, lsl r6 │ │ │ │ @ instruction: 0xf12f2004 │ │ │ │ @ instruction: 0xf06ffb79 │ │ │ │ ldmdavs r0!, {r2, r8, r9} │ │ │ │ strt r9, [r0], #-787 @ 0xfffffced │ │ │ │ andcs r4, r5, #1425408 @ 0x15c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0078f7d1 │ │ │ │ + svc 0x00b0f7d1 │ │ │ │ stmib sp, {r0, r4, r6, r8, r9, sp}^ │ │ │ │ ldrmi r0, [r9], -r0, lsl #14 │ │ │ │ stmdals sp, {r1, r4, r9, fp, ip, pc} │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ - stmib r2, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bllt ffa90bd0 <__read_chk@plt+0xffa2b7fc> │ │ │ │ + ldmib sl!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bllt ffa90b60 <__read_chk@plt+0xffa2b78c> │ │ │ │ movwcc r9, #6931 @ 0x1b13 │ │ │ │ - blcs b7828 <__read_chk@plt+0x52454> │ │ │ │ + blcs b77b8 <__read_chk@plt+0x523e4> │ │ │ │ ldcge 7, cr15, [r8], #-508 @ 0xfffffe04 │ │ │ │ andcs r4, r5, #76, 18 @ 0x130000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0060f7d1 │ │ │ │ + svc 0x0098f7d1 │ │ │ │ stmdals r9, {r0, r1, r4, ip, pc} │ │ │ │ stc2l 1, cr15, [r8], {79} @ 0x4f │ │ │ │ - blls 55b404 <__read_chk@plt+0x4f6030> │ │ │ │ + blls 55b394 <__read_chk@plt+0x4f5fc0> │ │ │ │ andls r4, r0, r1, lsl r6 │ │ │ │ @ instruction: 0xf12f2004 │ │ │ │ @ instruction: 0xf06ffb4b │ │ │ │ tstls r3, #4, 6 @ 0x10000000 │ │ │ │ andcs lr, sl, #570425344 @ 0x22000000 │ │ │ │ @ instruction: 0xf7d12100 │ │ │ │ - @ instruction: 0x4681e9f4 │ │ │ │ + strmi lr, [r1], ip, lsr #20 │ │ │ │ andcs lr, sl, #352321536 @ 0x15000000 │ │ │ │ @ instruction: 0xf7d12100 │ │ │ │ - strmi lr, [r1], lr, ror #19 │ │ │ │ - bllt ff8d0c20 <__read_chk@plt+0xff86b84c> │ │ │ │ + strmi lr, [r1], r6, lsr #20 │ │ │ │ + bllt ff8d0bb0 <__read_chk@plt+0xff86b7dc> │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ - eorseq r0, r9, r4, lsr r3 │ │ │ │ - ldrshteq r0, [r9], -r2 │ │ │ │ - eoreq r4, fp, r4, ror #7 │ │ │ │ - eoreq r4, r1, r6, ror #18 │ │ │ │ - @ instruction: 0x001c11f8 │ │ │ │ - andseq r7, ip, r8, asr #29 │ │ │ │ - eorseq r0, r1, r8, lsr r5 │ │ │ │ - ldrsbteq r0, [r1], -lr │ │ │ │ - eorseq r0, r9, r8, rrx │ │ │ │ - eorseq r0, r9, sl, lsr #32 │ │ │ │ - andseq r0, ip, ip, lsr #31 │ │ │ │ - ldrheq r1, [ip], -lr │ │ │ │ - andseq r0, ip, ip, asr #29 │ │ │ │ - andseq r0, ip, r2, asr #26 │ │ │ │ - @ instruction: 0x001c0dfa │ │ │ │ - mulseq ip, r0, pc @ │ │ │ │ - eorseq r9, r1, r8, lsr r2 │ │ │ │ - andseq r0, ip, lr, lsr #27 │ │ │ │ - @ instruction: 0x001c0ffe │ │ │ │ - mlaseq r8, r6, sp, pc @ │ │ │ │ - andseq r0, ip, ip, lsr pc │ │ │ │ - eorseq r9, r1, r6, lsl #3 │ │ │ │ - andseq r0, ip, ip, asr #25 │ │ │ │ - andseq r0, ip, r0, lsl #28 │ │ │ │ - andseq r0, ip, ip, ror #23 │ │ │ │ - eorseq r9, r1, lr, rrx │ │ │ │ - eoreq sp, r5, r0, lsr #3 │ │ │ │ - andseq r7, fp, sl, asr #18 │ │ │ │ - andseq sp, sp, ip, lsl #27 │ │ │ │ - andseq r7, fp, r2, asr #18 │ │ │ │ - @ instruction: 0x001c1dde │ │ │ │ - eorseq r9, r1, r0, asr #32 │ │ │ │ - @ instruction: 0x001c0ad2 │ │ │ │ - andseq r4, lr, ip, asr #9 │ │ │ │ - andseq r0, ip, r0, lsr #22 │ │ │ │ - andseq r0, ip, sl, lsl #22 │ │ │ │ - @ instruction: 0x001c78b8 │ │ │ │ - @ instruction: 0x001c0afe │ │ │ │ + eorseq r0, r9, r4, lsr #7 │ │ │ │ + eorseq r0, r9, r2, ror #6 │ │ │ │ + strdeq r4, [fp], -r8 @ │ │ │ │ + eoreq r4, r1, sl, ror r8 │ │ │ │ + andseq r1, ip, ip, lsl #2 │ │ │ │ + @ instruction: 0x001c7ddc │ │ │ │ + eorseq r0, r1, ip, lsr r4 │ │ │ │ + eorseq r0, r1, r2, ror #7 │ │ │ │ + ldrsbteq r0, [r9], -r8 │ │ │ │ + mlaseq r9, sl, r0, r0 │ │ │ │ + andseq r0, ip, r0, asr #29 │ │ │ │ + @ instruction: 0x001c0fd2 │ │ │ │ + andseq r0, ip, r0, ror #27 │ │ │ │ + andseq r0, ip, r6, asr ip │ │ │ │ + andseq r0, ip, lr, lsl #26 │ │ │ │ + andseq r0, ip, r4, lsr #29 │ │ │ │ + eorseq r9, r1, ip, lsr r1 │ │ │ │ + andseq r0, ip, r2, asr #25 │ │ │ │ + andseq r0, ip, r2, lsl pc │ │ │ │ + eorseq pc, r8, r6, lsl #28 │ │ │ │ + andseq r0, ip, r0, asr lr │ │ │ │ + eorseq r9, r1, sl, lsl #1 │ │ │ │ + andseq r0, ip, r0, ror #23 │ │ │ │ + andseq r0, ip, r4, lsl sp │ │ │ │ + andseq r0, ip, r0, lsl #22 │ │ │ │ + eorseq r8, r1, r2, ror pc │ │ │ │ + strhteq sp, [r5], -r4 │ │ │ │ + mulseq fp, r2, r8 │ │ │ │ + andseq sp, sp, r0, lsr #25 │ │ │ │ + andseq r7, fp, sl, lsl #17 │ │ │ │ + @ instruction: 0x001c1cf2 │ │ │ │ + eorseq r8, r1, r4, asr #30 │ │ │ │ + andseq r0, ip, r6, ror #19 │ │ │ │ + andseq r4, lr, r0, ror #7 │ │ │ │ + andseq r0, ip, r4, lsr sl │ │ │ │ + andseq r0, ip, lr, lsl sl │ │ │ │ + andseq r7, ip, ip, asr #15 │ │ │ │ + andseq r0, ip, r2, lsl sl │ │ │ │ muleq r0, r0, r9 │ │ │ │ - andseq r7, ip, lr, lsl r8 │ │ │ │ - andseq r0, ip, r6, asr #22 │ │ │ │ - @ instruction: 0x001c0afc │ │ │ │ - eorseq pc, r8, sl, lsl sl @ │ │ │ │ - @ instruction: 0x001c1bd2 │ │ │ │ - andseq sl, fp, r4, lsr #18 │ │ │ │ - ldrdeq fp, [lr], -r6 @ │ │ │ │ + andseq r7, ip, r2, lsr r7 │ │ │ │ + andseq r0, ip, sl, asr sl │ │ │ │ + andseq r0, ip, r0, lsl sl │ │ │ │ + eorseq pc, r8, sl, lsl #21 │ │ │ │ + andseq r1, ip, r6, ror #21 │ │ │ │ + andseq sl, fp, ip, ror #16 │ │ │ │ + eoreq fp, lr, sl, ror #3 │ │ │ │ @ instruction: 0x000012b8 │ │ │ │ - ldrshteq pc, [r8], -r4 @ │ │ │ │ - eorseq r8, r1, r4, lsl lr │ │ │ │ + eorseq pc, r8, r4, ror #20 │ │ │ │ + eorseq r8, r1, r8, lsl sp │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ - mulseq ip, r4, r8 │ │ │ │ - andseq r0, ip, r2, asr #19 │ │ │ │ - @ instruction: 0x001c09f4 │ │ │ │ - andseq r0, ip, r8, asr r8 │ │ │ │ - andseq r0, ip, r2, asr #20 │ │ │ │ - andseq r0, ip, lr, ror #19 │ │ │ │ - @ instruction: 0x001c09fa │ │ │ │ + andseq r0, ip, r8, lsr #15 │ │ │ │ + @ instruction: 0x001c08d6 │ │ │ │ + andseq r0, ip, r8, lsl #18 │ │ │ │ + andseq r0, ip, ip, ror #14 │ │ │ │ + andseq r0, ip, r6, asr r9 │ │ │ │ + andseq r0, ip, r2, lsl #18 │ │ │ │ + andseq r0, ip, lr, lsl #18 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ - bleq 1cf3cc <__read_chk@plt+0x169ff8> │ │ │ │ + bleq 1cf35c <__read_chk@plt+0x169f88> │ │ │ │ @ instruction: 0xf853682c │ │ │ │ @ instruction: 0xf853100b │ │ │ │ @ instruction: 0xf8432029 │ │ │ │ @ instruction: 0xf843200b │ │ │ │ stmdavs r3!, {r0, r3, r5, ip}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcne 0, cr8, [r0, #-592]! @ 0xfffffdb0 │ │ │ │ - @ instruction: 0xff7cf156 │ │ │ │ + @ instruction: 0xff24f156 │ │ │ │ stmdals r4, {r2, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7f94621 │ │ │ │ rsbvs pc, r0, pc, lsr #28 │ │ │ │ - blvs 17acdfc <__read_chk@plt+0x1747a28> │ │ │ │ + blvs 17acd8c <__read_chk@plt+0x17479b8> │ │ │ │ @ instruction: 0xb1236863 │ │ │ │ @ instruction: 0xf1561d20 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdals r4, {r2, r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf7f94621 │ │ │ │ stmdavs fp!, {r0, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs aaeec <__read_chk@plt+0x45b18> │ │ │ │ + blcs aae7c <__read_chk@plt+0x45aa8> │ │ │ │ stmdage sp!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff6b5b │ │ │ │ - blls 200f20 <__read_chk@plt+0x19bb4c> │ │ │ │ + blls 200eb0 <__read_chk@plt+0x19badc> │ │ │ │ stmdbeq r1, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ tstls r3, #6144 @ 0x1800 │ │ │ │ - bllt e90d80 <__read_chk@plt+0xe2b9ac> │ │ │ │ + bllt e90d10 <__read_chk@plt+0xe2b93c> │ │ │ │ @ instruction: 0xf1039b05 │ │ │ │ @ instruction: 0xf7ff0901 │ │ │ │ @ instruction: 0xf8dfbb5a │ │ │ │ - bls 360364 <__read_chk@plt+0x2faf90> │ │ │ │ + bls 3602f4 <__read_chk@plt+0x2faf20> │ │ │ │ andge pc, r3, r2, asr r8 @ │ │ │ │ svclt 0x0066f7fe │ │ │ │ stmdavc r2, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf7ffaaa7 │ │ │ │ @ instruction: 0xf8dfba9f │ │ │ │ andcs r1, r5, #92, 10 @ 0x17000000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - mrc 7, 3, APSR_nzcv, cr10, cr1, {6} │ │ │ │ + mrc 7, 5, APSR_nzcv, cr2, cr1, {6} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ ldc2l 0, cr15, [ip, #-448] @ 0xfffffe40 │ │ │ │ ldmdavs r0!, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0xf7fe930e │ │ │ │ @ instruction: 0xf8dfbf4d │ │ │ │ - bls 3602c4 <__read_chk@plt+0x2faef0> │ │ │ │ + bls 360254 <__read_chk@plt+0x2fae80> │ │ │ │ and pc, r3, r2, asr r8 @ │ │ │ │ svclt 0x00eff7fe │ │ │ │ ldreq pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf0ec4478 │ │ │ │ @ instruction: 0xf7fefe63 │ │ │ │ tstls r6, #1984 @ 0x7c0 │ │ │ │ - blls 59b604 <__read_chk@plt+0x536230> │ │ │ │ + blls 59b594 <__read_chk@plt+0x5361c0> │ │ │ │ ldmvs r9, {sp} │ │ │ │ - mrc 7, 2, APSR_nzcv, cr10, cr1, {6} │ │ │ │ + mrc 7, 4, APSR_nzcv, cr2, cr1, {6} │ │ │ │ andcs r9, r5, #20, 22 @ 0x5000 │ │ │ │ andcs r9, r0, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d16899 │ │ │ │ - @ instruction: 0xf7d2ee54 │ │ │ │ - blls 64cf74 <__read_chk@plt+0x5e7ba0> │ │ │ │ + @ instruction: 0xf7d2ee8c │ │ │ │ + blls 64cfe4 <__read_chk@plt+0x5e7c10> │ │ │ │ ldmdbls r4, {r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf14b1c58 │ │ │ │ ldmdavs r3!, {r0, r2, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrb sl, [fp], #2555 @ 0x9fb │ │ │ │ andcs r2, r1, #603979776 @ 0x24000000 │ │ │ │ andcc lr, r9, #3358720 @ 0x334000 │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ ldclt 7, cr15, [r2, #-1016] @ 0xfffffc08 │ │ │ │ andcs r6, r5, #12124160 @ 0xb90000 │ │ │ │ movwls r2, #57344 @ 0xe000 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr8, cr1, {6} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr1, {6} │ │ │ │ andcs r6, r5, #12124160 @ 0xb90000 │ │ │ │ andcs r4, r0, r7, lsl #12 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr2, cr1, {6} │ │ │ │ - ldmda r8!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + mcr 7, 3, pc, cr10, cr1, {6} @ │ │ │ │ + ldmda r0!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r9, [r2], -lr, lsl #22 │ │ │ │ mrrcne 6, 3, r4, r8, cr9 │ │ │ │ - blx 1cf384 <__read_chk@plt+0x169fb0> │ │ │ │ + blx 1cf314 <__read_chk@plt+0x169f40> │ │ │ │ stmdacs r0, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ - blge 105005c <__read_chk@plt+0xfeac88> │ │ │ │ + blge 104ffec <__read_chk@plt+0xfeac18> │ │ │ │ stmdals r4, {r2, r4, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7f94621 │ │ │ │ mlsvs r0, pc, sp, pc @ │ │ │ │ @ instruction: 0xf8dfe76e │ │ │ │ ldrbtmi r1, [r9], #-1188 @ 0xfffffb5c │ │ │ │ vst3. {d30-d32}, [pc :64], r1 │ │ │ │ andcs r7, r1, sl, ror r3 │ │ │ │ @@ -46778,184 +46750,184 @@ │ │ │ │ @ instruction: 0xf7feaea6 │ │ │ │ stmdals r4, {r4, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f94621 │ │ │ │ rsbvs pc, r0, sp, ror #26 │ │ │ │ svclt 0x00aaf7fe │ │ │ │ andcs r9, r5, #20, 22 @ 0x5000 │ │ │ │ ldmdavs r9, {sp}^ │ │ │ │ - stcl 7, cr15, [r6, #836]! @ 0x344 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr14, cr1, {6} │ │ │ │ andcs r9, r5, #20, 22 @ 0x5000 │ │ │ │ andcs r9, r0, r4, lsl r0 │ │ │ │ @ instruction: 0xf7d16859 │ │ │ │ - @ instruction: 0xf7d1ede0 │ │ │ │ - strmi lr, [r2], -r6, ror #31 │ │ │ │ + @ instruction: 0xf7d2ee18 │ │ │ │ + @ instruction: 0x4602e81e │ │ │ │ ldmdbls r4, {r1, r2, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf14b3001 │ │ │ │ stmdacs r0, {r0, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmibge sl!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ ldrdlt pc, [ip], #-141 @ 0xffffff73 │ │ │ │ ldrsbge pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ ldcllt 7, cr15, [ip], {254} @ 0xfe │ │ │ │ strcs r2, [r1], #-868 @ 0xfffffc9c │ │ │ │ strcc lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ msreq SPSR_xc, #111 @ 0x6f │ │ │ │ @ instruction: 0xf7fe9305 │ │ │ │ ldmdavs r9!, {r0, r3, r4, r7, sl, fp, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stcl 7, cr15, [r0, #836] @ 0x344 │ │ │ │ + ldcl 7, cr15, [r8, #836]! @ 0x344 │ │ │ │ andcs r6, r5, #7929856 @ 0x790000 │ │ │ │ andcs r4, r0, r7, lsl #12 │ │ │ │ - ldc 7, cr15, [sl, #836]! @ 0x344 │ │ │ │ - svc 0x00c0f7d1 │ │ │ │ + ldcl 7, cr15, [r2, #836]! @ 0x344 │ │ │ │ + svc 0x00f8f7d1 │ │ │ │ stmdals lr, {r1, r9, sl, lr} │ │ │ │ andcc r4, r1, r9, lsr r6 │ │ │ │ @ instruction: 0xf98cf14b │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8ddaae7 │ │ │ │ svcls 0x0011a050 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ ldclt 7, cr15, [r6], #1016 @ 0x3f8 │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ movwcs r3, #521 @ 0x209 │ │ │ │ @ instruction: 0xf7fe9305 │ │ │ │ @ instruction: 0x4620bc73 │ │ │ │ - svc 0x00a4f7d1 │ │ │ │ + svc 0x00dcf7d1 │ │ │ │ @ instruction: 0xf1563003 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r9, #3768320 @ 0x398000 │ │ │ │ @ instruction: 0x46816038 │ │ │ │ ldrbtmi r6, [r9], #-2331 @ 0xfffff6e5 │ │ │ │ @ instruction: 0x4620691c │ │ │ │ - ldm ip, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r9, [r0], -ip │ │ │ │ - svc 0x0092f7d1 │ │ │ │ - blcs b9bcc <__read_chk@plt+0x547f8> │ │ │ │ + svc 0x00caf7d1 │ │ │ │ + blcs b9b5c <__read_chk@plt+0x54788> │ │ │ │ tstphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ stclne 8, cr1, [r1], {35} @ 0x23 │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ @ instruction: 0xf0002b20 │ │ │ │ - blmi ff7733d8 <__read_chk@plt+0xff70e004> │ │ │ │ + blmi ff773368 <__read_chk@plt+0xff70df94> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ movwls r4, #5704 @ 0x1648 │ │ │ │ - blmi ff6db7c0 <__read_chk@plt+0xff6763ec> │ │ │ │ + blmi ff6db750 <__read_chk@plt+0xff67637c> │ │ │ │ ldrbtmi r9, [fp], #-1026 @ 0xfffffbfe │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7d133ff │ │ │ │ - stmdavs fp!, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ - svc 0x0074f7d1 │ │ │ │ + svc 0x00acf7d1 │ │ │ │ andcs r6, r0, #3866624 @ 0x3b0000 │ │ │ │ addsvc r4, sl, r3, lsl #8 │ │ │ │ ldmdbvs r0, {r4, r6, sl, sp, lr, pc}^ │ │ │ │ movwls sl, #23325 @ 0x5b1d │ │ │ │ - blls 25b3e8 <__read_chk@plt+0x1f6014> │ │ │ │ + blls 25b378 <__read_chk@plt+0x1f5fa4> │ │ │ │ @ instruction: 0xf8dd911d │ │ │ │ @ instruction: 0xf853b04c │ │ │ │ - bl 157074 <__read_chk@plt+0xf1ca0> │ │ │ │ + bl 157004 <__read_chk@plt+0xf1c30> │ │ │ │ @ instruction: 0xf8dd0080 │ │ │ │ stmdbcs r0, {r2, r4, r6, sp, pc} │ │ │ │ adcshi pc, fp, r0 │ │ │ │ - mrc2 1, 0, pc, cr10, cr6, {2} │ │ │ │ + stc2l 1, cr15, [r2, #344] @ 0x158 │ │ │ │ stmdavc r3, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46498090 │ │ │ │ - blcs ba481c <__read_chk@plt+0xb3f448> │ │ │ │ + blcs ba47ac <__read_chk@plt+0xb3f3d8> │ │ │ │ svccc 0x0001f812 │ │ │ │ tstcc r1, r8, lsl #30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - bls 1cb3238 <__read_chk@plt+0x1c4de64> │ │ │ │ - bcc 9f430 <__read_chk@plt+0x3a05c> │ │ │ │ + bls 1cb31c8 <__read_chk@plt+0x1c4ddf4> │ │ │ │ + bcc 9f3c0 <__read_chk@plt+0x39fec> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf0ea0052 │ │ │ │ - blls 212eac <__read_chk@plt+0x1adad8> │ │ │ │ + blls 212e3c <__read_chk@plt+0x1ada68> │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ adcshi pc, fp, r0 │ │ │ │ - bcs ad04c <__read_chk@plt+0x47c78> │ │ │ │ + bcs acfdc <__read_chk@plt+0x47c08> │ │ │ │ stmdavs r3, {r1, r2, r7, ip, lr, pc}^ │ │ │ │ rsbsle r2, r7, r0, lsl #22 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ - bls 2732b0 <__read_chk@plt+0x20dedc> │ │ │ │ + bls 273240 <__read_chk@plt+0x20de6c> │ │ │ │ @ instruction: 0xf8dd3301 │ │ │ │ strtmi r8, [r8], -r0, lsr #32 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ - blx fed6496c <__read_chk@plt+0xfecff598> │ │ │ │ + blx fed648fc <__read_chk@plt+0xfecff528> │ │ │ │ @ instruction: 0xf7fcf983 │ │ │ │ stcls 13, cr15, [r5], {23} │ │ │ │ - b 1464980 <__read_chk@plt+0x13ff5ac> │ │ │ │ + b 1464910 <__read_chk@plt+0x13ff53c> │ │ │ │ @ instruction: 0xf8cd1959 │ │ │ │ stmdals r4, {ip, pc} │ │ │ │ stmdavs r2!, {r0, r3, r5, r9, sl, lr} │ │ │ │ - blx ff051076 <__read_chk@plt+0xfefebca2> │ │ │ │ + blx ff051006 <__read_chk@plt+0xfefebc32> │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf1569805 │ │ │ │ - @ instruction: 0xf1b9fdd5 │ │ │ │ + @ instruction: 0xf1b9fd7d │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmdavs fp!, {r4, r7, pc} │ │ │ │ - blvs 177f4a8 <__read_chk@plt+0x171a0d4> │ │ │ │ + blvs 177f438 <__read_chk@plt+0x171a064> │ │ │ │ ldmdbvs r8, {r3, r9, fp, ip, pc} │ │ │ │ ldmdavs r4, {r0, r1, r3, r5, sp, lr} │ │ │ │ stclt 7, cr15, [r8], {254} @ 0xfe │ │ │ │ svcls 0x00116830 │ │ │ │ stmdblt fp, {r0, r1, fp, ip, sp, lr}^ │ │ │ │ - blx fed398d0 <__read_chk@plt+0xfecd44fc> │ │ │ │ + blx fed39860 <__read_chk@plt+0xfecd448c> │ │ │ │ stmdbeq r4!, {r1, r7, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blcs b337c <__read_chk@plt+0x4dfa8> │ │ │ │ + blcs b330c <__read_chk@plt+0x4df38> │ │ │ │ addshi pc, ip, r0 │ │ │ │ - blcs ba48d0 <__read_chk@plt+0xb3f4fc> │ │ │ │ + blcs ba4860 <__read_chk@plt+0xb3f48c> │ │ │ │ svccc 0x0001f812 │ │ │ │ @ instruction: 0xf109bf08 │ │ │ │ - blcs 954d8 <__read_chk@plt+0x30104> │ │ │ │ + blcs 95468 <__read_chk@plt+0x30094> │ │ │ │ @ instruction: 0xf1b9d1f7 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - bls 1cb331c <__read_chk@plt+0x1c4df48> │ │ │ │ + bls 1cb32ac <__read_chk@plt+0x1c4ded8> │ │ │ │ tstpeq r1, r9, lsl #2 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00183a00 │ │ │ │ subseq r2, r2, r1, lsl #4 │ │ │ │ @ instruction: 0xff40f0ea │ │ │ │ - blge 7e48fc <__read_chk@plt+0x77f528> │ │ │ │ + blge 7e488c <__read_chk@plt+0x77f4b8> │ │ │ │ movwls r9, #20509 @ 0x501d │ │ │ │ stccs 8, cr6, [r0], {20} │ │ │ │ adchi pc, ip, r0 │ │ │ │ @ instruction: 0x46299c12 │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ strbmi r9, [r3], -r4, lsl #16 │ │ │ │ @ instruction: 0xf7fc9400 │ │ │ │ stmdals r5, {r0, r1, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @ instruction: 0xf156809c │ │ │ │ - stmdavs fp!, {r0, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r2, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ @ instruction: 0xf7fe6918 │ │ │ │ @ instruction: 0xf7d1bc47 │ │ │ │ - blls 20e250 <__read_chk@plt+0x1a8e7c> │ │ │ │ + blls 20e2c0 <__read_chk@plt+0x1a8eec> │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - blcs ad1a4 <__read_chk@plt+0x47dd0> │ │ │ │ + blcs ad134 <__read_chk@plt+0x47d60> │ │ │ │ svcge 0x000cf43f │ │ │ │ ldmdavs r0!, {r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf1706954 │ │ │ │ - blls 291444 <__read_chk@plt+0x22c070> │ │ │ │ + blls 291274 <__read_chk@plt+0x22bea0> │ │ │ │ stmdavs sl!, {r3, r8, fp, ip, pc} │ │ │ │ eoreq pc, r4, r3, asr #16 │ │ │ │ vldrne d9, [r4, #-20] @ 0xffffffec │ │ │ │ ldmdavs r8, {r2, r3, sp, lr} │ │ │ │ eorle r2, sp, r0, lsl #16 │ │ │ │ - blcs ad16c <__read_chk@plt+0x47d98> │ │ │ │ + blcs ad0fc <__read_chk@plt+0x47d28> │ │ │ │ @ instruction: 0xf156d092 │ │ │ │ - blls 21270c <__read_chk@plt+0x1ad338> │ │ │ │ - blcs ad1d8 <__read_chk@plt+0x47e04> │ │ │ │ + blls 21253c <__read_chk@plt+0x1ad168> │ │ │ │ + blcs ad168 <__read_chk@plt+0x47d94> │ │ │ │ stmdavs fp!, {r2, r3, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fe691b │ │ │ │ ldmdavs r0!, {r0, r3, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - blcs b1188 <__read_chk@plt+0x4bdb4> │ │ │ │ + blcs b1118 <__read_chk@plt+0x4bd44> │ │ │ │ svcge 0x0047f47f │ │ │ │ - bls 28d0f8 <__read_chk@plt+0x227d24> │ │ │ │ + bls 28d088 <__read_chk@plt+0x227cb4> │ │ │ │ ldrdhi pc, [r4], -r2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ svcge 0x0063f47f │ │ │ │ ldrdge pc, [r0], -sp @ │ │ │ │ ldrbmi r4, [r1], -r8, lsr #12 │ │ │ │ stc2 7, cr15, [r0], {252} @ 0xfc │ │ │ │ @ instruction: 0xf8cd9c05 │ │ │ │ @@ -46963,151 +46935,151 @@ │ │ │ │ strtmi r9, [r9], -r4, lsl #16 │ │ │ │ @ instruction: 0xf7fc6822 │ │ │ │ stmdavs r3!, {r0, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmdavs sl!, {r0, r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ ldmdbvs r0, {r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fe681c │ │ │ │ - blmi 16c21b0 <__read_chk@plt+0x165cddc> │ │ │ │ + blmi 16c2140 <__read_chk@plt+0x165cd6c> │ │ │ │ uxtah r4, r4, fp, ror #8 │ │ │ │ andeq pc, sl, #160, 2 @ 0x28 │ │ │ │ tstpeq r9, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7d14648 │ │ │ │ - stmdavs fp!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ - mcr 7, 3, pc, cr14, cr1, {6} @ │ │ │ │ - bls 22d2d0 <__read_chk@plt+0x1c7efc> │ │ │ │ + mcr 7, 5, pc, cr6, cr1, {6} @ │ │ │ │ + bls 22d260 <__read_chk@plt+0x1c7e8c> │ │ │ │ @ instruction: 0xf8034403 │ │ │ │ strbt r2, [lr], sl, lsl #24 │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ movwls r7, #21114 @ 0x527a │ │ │ │ movwcs lr, #39373 @ 0x99cd │ │ │ │ - bllt bd11f4 <__read_chk@plt+0xb6be20> │ │ │ │ + bllt bd1184 <__read_chk@plt+0xb6bdb0> │ │ │ │ @ instruction: 0xf1562008 │ │ │ │ - mulsls sp, r3, lr │ │ │ │ + andsls pc, sp, fp, lsr lr @ │ │ │ │ ldmdavs r0!, {r2, r9, sl, lr} │ │ │ │ movwls sl, #23325 @ 0x5b1d │ │ │ │ - @ instruction: 0xf85af170 │ │ │ │ + @ instruction: 0xf802f170 │ │ │ │ eorvs r9, r0, r5, lsl #22 │ │ │ │ movwcs r6, #2074 @ 0x81a │ │ │ │ @ instruction: 0xe76d6053 │ │ │ │ andcs r4, r5, #1081344 @ 0x108000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mcrr 7, 13, pc, r2, cr1 @ │ │ │ │ + ldcl 7, cr15, [sl], #-836 @ 0xfffffcbc │ │ │ │ strmi r4, [r0], r0, asr #22 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldmvs r9, {r5, r9, sl, lr} │ │ │ │ - ldc 7, cr15, [sl], #-836 @ 0xfffffcbc │ │ │ │ + ldcl 7, cr15, [r2], #-836 @ 0xfffffcbc │ │ │ │ strtmi r4, [r1], -r3, asr #12 │ │ │ │ andcs r9, r3, #0 │ │ │ │ @ instruction: 0xf12f2004 │ │ │ │ - blls 2d12ec <__read_chk@plt+0x26bf18> │ │ │ │ + blls 2d127c <__read_chk@plt+0x26bea8> │ │ │ │ stmdavs fp!, {r2, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fe6918 │ │ │ │ @ instruction: 0xf156bbb3 │ │ │ │ - @ instruction: 0xe71efcf1 │ │ │ │ + @ instruction: 0xe71efc99 │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stc 7, cr15, [r4], #-836 @ 0xfffffcbc │ │ │ │ + mrrc 7, 13, pc, ip, cr1 @ │ │ │ │ @ instruction: 0x46054b33 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldmvs r9, {r5, r9, sl, lr} │ │ │ │ - ldc 7, cr15, [ip], {209} @ 0xd1 │ │ │ │ + mrrc 7, 13, pc, r4, cr1 @ │ │ │ │ andls r4, r0, fp, lsr #12 │ │ │ │ strtmi r2, [r1], -r3, lsl #4 │ │ │ │ @ instruction: 0xf12f2004 │ │ │ │ - bls 4912b0 <__read_chk@plt+0x42bedc> │ │ │ │ + bls 491240 <__read_chk@plt+0x42be6c> │ │ │ │ @ instruction: 0xf8929805 │ │ │ │ vqadd.u32 , q10, q10 │ │ │ │ @ instruction: 0xf8821304 │ │ │ │ @ instruction: 0xf15630f4 │ │ │ │ - @ instruction: 0xf7fefcd1 │ │ │ │ + @ instruction: 0xf7fefc79 │ │ │ │ vmla.f32 , , │ │ │ │ vsubw.s8 q11, q8, d0 │ │ │ │ movwls r0, #37784 @ 0x9398 │ │ │ │ movwls r2, #41729 @ 0xa301 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7fe9305 │ │ │ │ cmncs r4, #856064 @ 0xd1000 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ @ instruction: 0x3c09e9cd │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ - blt ff2d12bc <__read_chk@plt+0xff26bee8> │ │ │ │ + blt ff2d124c <__read_chk@plt+0xff26be78> │ │ │ │ movwls r2, #41729 @ 0xa301 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vcgt.s8 d25, d6, d5 │ │ │ │ movwls r1, #37800 @ 0x93a8 │ │ │ │ - blt ff0512d0 <__read_chk@plt+0xfefebefc> │ │ │ │ + blt ff051260 <__read_chk@plt+0xfefebe8c> │ │ │ │ movtcs pc, #580 @ 0x244 @ │ │ │ │ movweq pc, #62144 @ 0xf2c0 @ │ │ │ │ cmncs r4, #603979776 @ 0x24000000 │ │ │ │ movwcs r9, #778 @ 0x30a │ │ │ │ @ instruction: 0xf7fe9305 │ │ │ │ vpmin.s8 d27, d20, d19 │ │ │ │ vqdmlal.s q9, d0, d0[0] │ │ │ │ movwls r0, #37647 @ 0x930f │ │ │ │ movwls r2, #41788 @ 0xa33c │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ - blt fead12fc <__read_chk@plt+0xfea6bf28> │ │ │ │ + blt fead128c <__read_chk@plt+0xfea6beb8> │ │ │ │ andeq r1, r0, r4, asr #3 │ │ │ │ - mulseq ip, r6, r7 │ │ │ │ + andseq r0, ip, sl, lsr #13 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ - eoreq r3, fp, r8, ror #21 │ │ │ │ - andseq r0, ip, r2, asr r6 │ │ │ │ - andseq r0, ip, sl, lsl #14 │ │ │ │ - mlaseq r1, r0, r9, r8 │ │ │ │ - andseq sl, ip, r2, lsr sl │ │ │ │ - andseq r6, sp, r4, lsl r4 │ │ │ │ - andseq r0, ip, lr, lsl #6 │ │ │ │ - eorseq pc, r8, r2, ror #5 │ │ │ │ - @ instruction: 0x001c02d2 │ │ │ │ - eorseq pc, r8, r6, lsr #5 │ │ │ │ + strdeq r3, [fp], -ip @ │ │ │ │ + andseq r0, ip, r6, ror #10 │ │ │ │ + andseq r0, ip, lr, lsl r6 │ │ │ │ + mlaseq r1, r4, r8, r8 │ │ │ │ + andseq sl, ip, r6, asr #18 │ │ │ │ + andseq r6, sp, r8, lsr #6 │ │ │ │ + andseq r0, ip, r2, lsr #4 │ │ │ │ + eorseq pc, r8, r2, asr r3 @ │ │ │ │ + andseq r0, ip, r6, ror #3 │ │ │ │ + eorseq pc, r8, r6, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febea540 <__read_chk@plt+0xfeb8516c> │ │ │ │ + bl febea4d0 <__read_chk@plt+0xfeb850fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf930f7fe │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bpl 10d0768 <__read_chk@plt+0x106b394> │ │ │ │ + bpl 10d06f8 <__read_chk@plt+0x106b324> │ │ │ │ @ instruction: 0xf8dab085 │ │ │ │ andls r4, r1, #212, 10 @ 0x35000000 │ │ │ │ - blcs ad400 <__read_chk@plt+0x4802c> │ │ │ │ - blmi 1a074c0 <__read_chk@plt+0x19a20ec> │ │ │ │ + blcs ad390 <__read_chk@plt+0x47fbc> │ │ │ │ + blmi 1a07450 <__read_chk@plt+0x19a207c> │ │ │ │ strmi r4, [sp], -r0, lsl #13 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ @ instruction: 0xf003e008 │ │ │ │ - bcs 313bb4 <__read_chk@plt+0x2ae7e0> │ │ │ │ + bcs 313b44 <__read_chk@plt+0x2ae770> │ │ │ │ @ instruction: 0xf854d071 │ │ │ │ strcc r3, [r4, #-3884] @ 0xfffff0d4 │ │ │ │ suble r2, r3, r0, lsl #22 │ │ │ │ strtmi r9, [r1], -r1, lsl #20 │ │ │ │ @ instruction: 0xf7f74640 │ │ │ │ stmdbvc r3!, {r0, r1, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldreq r9, [fp], r2, lsl #20 │ │ │ │ ldrle r6, [lr, #-2130]! @ 0xfffff7ae │ │ │ │ - bcs a4c4c <__read_chk@plt+0x3f878> │ │ │ │ + bcs a4bdc <__read_chk@plt+0x3f808> │ │ │ │ stmdavs lr!, {r1, r2, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ svccc 0x0014f857 │ │ │ │ rsbsle r2, r6, r0, lsl #28 │ │ │ │ @ instruction: 0xf1a3b183 │ │ │ │ @ instruction: 0xf1a60b04 │ │ │ │ @ instruction: 0xf8590904 │ │ │ │ @ instruction: 0xf85b0f04 │ │ │ │ strbtmi ip, [r1], -r4, lsl #30 │ │ │ │ @ instruction: 0xf1bcb338 │ │ │ │ andle r0, r3, r0, lsl #30 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr12, cr1, {6} │ │ │ │ + mrc 7, 2, APSR_nzcv, cr4, cr1, {6} │ │ │ │ rscsle r2, r2, r0, lsl #16 │ │ │ │ - blcs ad4d0 <__read_chk@plt+0x480fc> │ │ │ │ + blcs ad460 <__read_chk@plt+0x4808c> │ │ │ │ ldrtmi sp, [r8], -r8, rrx │ │ │ │ cdp2 0, 6, cr15, cr12, cr10, {7} │ │ │ │ cdpcs 8, 0, cr6, cr0, cr14, {1} │ │ │ │ @ instruction: 0xf8dad162 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ addsmi r7, ip, #48, 6 @ 0xc0000000 │ │ │ │ andcs sp, r0, #51 @ 0x33 │ │ │ │ @@ -47122,87 +47094,87 @@ │ │ │ │ @ instruction: 0xf1bc8ff0 │ │ │ │ adcsle r0, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x4626e7da │ │ │ │ stmdavs pc!, {r1, r5, r6, r8, r9, fp, ip, sp, pc} @ │ │ │ │ svcne 0x0014f856 │ │ │ │ @ instruction: 0xb121b36f │ │ │ │ @ instruction: 0xf7d14638 │ │ │ │ - stmdacs r0, {r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r0, r1, r5, r7, ip, lr, pc} │ │ │ │ ldrtmi fp, [r0], -fp, lsr #2 │ │ │ │ - blx ffe4f9a6 <__read_chk@plt+0xffdea5d2> │ │ │ │ + blx fe84f936 <__read_chk@plt+0xfe7ea562> │ │ │ │ svccs 0x0000682f │ │ │ │ ldrtmi sp, [r8], -pc, asr #1 │ │ │ │ - @ instruction: 0xff36f16f │ │ │ │ + cdp2 1, 13, cr15, cr14, cr15, {3} │ │ │ │ ldrbcc pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0xf5036030 │ │ │ │ addsmi r7, ip, #48, 6 @ 0xc0000000 │ │ │ │ strtmi sp, [r0], -fp, asr #3 │ │ │ │ - blx 15cf744 <__read_chk@plt+0x156a370> │ │ │ │ + blx 15cf6d4 <__read_chk@plt+0x156a300> │ │ │ │ @ instruction: 0xf8dae7cc │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @ instruction: 0x311451b9 │ │ │ │ addsle r4, r3, ip, lsl #5 │ │ │ │ eorpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addsmi r3, r4, #12, 4 @ 0xc0000000 │ │ │ │ str sp, [sp, r1, lsl #3] │ │ │ │ @ instruction: 0xf856682f │ │ │ │ svccs 0x00001f1c │ │ │ │ stmdbcs r0, {r0, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ svcge 0x0079f43f │ │ │ │ - blcs ad568 <__read_chk@plt+0x48194> │ │ │ │ + blcs ad4f8 <__read_chk@plt+0x48124> │ │ │ │ sbfx sp, r3, #3, #9 │ │ │ │ @ instruction: 0xf857682e │ │ │ │ mcrcs 15, 0, r3, cr0, cr12, {0} │ │ │ │ - blcs c7acc <__read_chk@plt+0x626f8> │ │ │ │ + blcs c7a5c <__read_chk@plt+0x62688> │ │ │ │ svcge 0x006df43f │ │ │ │ - blcs ad5a0 <__read_chk@plt+0x481cc> │ │ │ │ + blcs ad530 <__read_chk@plt+0x4815c> │ │ │ │ @ instruction: 0xe79cd197 │ │ │ │ movwlt r6, #14387 @ 0x3833 │ │ │ │ @ instruction: 0xf8562200 │ │ │ │ andcc r3, r1, #4, 30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ movwls r0, #12438 @ 0x3096 │ │ │ │ @ instruction: 0xf1561d30 │ │ │ │ - blls 192980 <__read_chk@plt+0x12d5ac> │ │ │ │ + blls 1927b0 <__read_chk@plt+0x12d3dc> │ │ │ │ eorsvs r4, r8, r3, lsl #13 │ │ │ │ stmdavs r9!, {r0, r3, r4, r7, r9, sl, lr} │ │ │ │ andeq pc, r9, r1, asr r8 @ │ │ │ │ - cdp2 1, 15, cr15, cr0, cr15, {3} │ │ │ │ + cdp2 1, 9, cr15, cr8, cr15, {3} │ │ │ │ andeq pc, r9, fp, asr #16 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ mvnsle r4, lr, asr #10 │ │ │ │ andeq lr, r6, #11264 @ 0x2c00 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ andcs lr, r4, r9, ror r7 │ │ │ │ - ldc2 1, cr15, [r2, #-344] @ 0xfffffea8 │ │ │ │ + ldc2 1, cr15, [sl], #344 @ 0x158 │ │ │ │ eorsvs r4, r8, r2, lsl #12 │ │ │ │ svclt 0x0000e7f6 │ │ │ │ - eorseq r9, lr, ip, ror #26 │ │ │ │ + ldrsbteq r9, [lr], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ strmi fp, [r0], r7, lsl #1 │ │ │ │ rsbsvc pc, r1, pc, asr #8 │ │ │ │ @ instruction: 0xf1564689 │ │ │ │ - @ instruction: 0xf44ffcfd │ │ │ │ + @ instruction: 0xf44ffca5 │ │ │ │ tstcs r0, r1, ror r2 │ │ │ │ @ instruction: 0xf7d04606 │ │ │ │ - @ instruction: 0xf508ef80 │ │ │ │ + @ instruction: 0xf508efb8 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ stmdavs r3!, {r2, r4, r6, r7, r8, sl, lr} │ │ │ │ subsle r2, r8, r0, lsl #22 │ │ │ │ ldrdlt pc, [r0, -pc] │ │ │ │ @ instruction: 0xf8cd4635 │ │ │ │ ldrtmi r8, [r0], r4 │ │ │ │ andls r4, r3, #-83886080 @ 0xfb000000 │ │ │ │ @ instruction: 0xf003e008 │ │ │ │ - bcs 313d8c <__read_chk@plt+0x2ae9b8> │ │ │ │ + bcs 313d1c <__read_chk@plt+0x2ae948> │ │ │ │ @ instruction: 0xf854d057 │ │ │ │ strcc r3, [r4, #-3884] @ 0xfffff0d4 │ │ │ │ suble r2, r5, r0, lsl #22 │ │ │ │ strbmi r9, [sl], -r1, lsl #16 │ │ │ │ @ instruction: 0xf7f74621 │ │ │ │ stmdbvc r3!, {r0, r1, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @@ -47214,55 +47186,55 @@ │ │ │ │ subsle r2, r4, r0, lsl #28 │ │ │ │ movwcs r4, #1594 @ 0x63a │ │ │ │ svcvs 0x0004f852 │ │ │ │ cdpcs 3, 0, cr3, cr0, cr1, {0} │ │ │ │ @ instruction: 0x009bd1fa │ │ │ │ @ instruction: 0xf1039302 │ │ │ │ ldrbmi r0, [r0], -r4, lsl #20 │ │ │ │ - ldc2 1, cr15, [ip], #344 @ 0x158 │ │ │ │ + stc2l 1, cr15, [r4], #-344 @ 0xfffffea8 │ │ │ │ @ instruction: 0x46314652 │ │ │ │ @ instruction: 0xf7d06028 │ │ │ │ - blls 14f2bc <__read_chk@plt+0xe9ee8> │ │ │ │ + blls 14f32c <__read_chk@plt+0xe9f58> │ │ │ │ stmib sp, {r1, r2, r3, r4, r5, r8, r9, sl, fp, ip}^ │ │ │ │ @ instruction: 0xf1a34804 │ │ │ │ ldrtmi r0, [sl], #2564 @ 0xa04 │ │ │ │ streq pc, [r4, -r7, asr #3] │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf85619bc │ │ │ │ @ instruction: 0xf16f0f04 │ │ │ │ - ldrmi pc, [r2, #3701]! @ 0xe75 │ │ │ │ + ldrmi pc, [r2, #3613]! @ 0xe1d │ │ │ │ andeq pc, r4, r8, asr #16 │ │ │ │ ldmib sp, {r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ andcs r4, r0, #4, 16 @ 0x40000 │ │ │ │ strcc r6, [r4, #-2091] @ 0xfffff7d5 │ │ │ │ subspl r9, sl, r2, lsl #18 │ │ │ │ svccc 0x002cf854 │ │ │ │ @ instruction: 0xd1b92b00 │ │ │ │ ldrtmi r4, [r0], -r6, asr #12 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ stmiblt r2, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ stmdacs r0, {r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf16fd0ab │ │ │ │ - eorvs pc, r8, fp, asr lr @ │ │ │ │ - bls 18d4b0 <__read_chk@plt+0x1280dc> │ │ │ │ + eorvs pc, r8, r3, lsl #28 │ │ │ │ + bls 18d440 <__read_chk@plt+0x12806c> │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ @ instruction: 0x51b9f502 │ │ │ │ addmi r3, ip, #20, 2 │ │ │ │ @ instruction: 0xf502d0ac │ │ │ │ andcc r5, ip, #32, 4 │ │ │ │ @ instruction: 0xd19a4294 │ │ │ │ stmibvs r7!, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ addsle r2, r6, r0, lsl #30 │ │ │ │ stmibvs r0!, {r0, r1, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ addsle r2, r2, r0, lsl #16 │ │ │ │ andcs lr, r4, r5, ror #15 │ │ │ │ - ldc2l 1, cr15, [r2], #-344 @ 0xfffffea8 │ │ │ │ + ldc2 1, cr15, [sl], {86} @ 0x56 │ │ │ │ eorvs r9, r8, r2, lsl #12 │ │ │ │ strb r6, [ip, r6] │ │ │ │ - mlaseq lr, r4, fp, r9 │ │ │ │ + eorseq r9, lr, r4, lsl #24 │ │ │ │ suble r2, sl, r0, lsl #18 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi r6, [r8], sp, lsl #16 │ │ │ │ @ instruction: 0xf500b375 │ │ │ │ @@ -47277,52 +47249,52 @@ │ │ │ │ svccc 0x002cf854 │ │ │ │ @ instruction: 0xb1a33504 │ │ │ │ @ instruction: 0x4621463a │ │ │ │ @ instruction: 0xf7f74630 │ │ │ │ stmdbvc r3!, {r0, r1, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - strle r0, [pc, #-1691] @ 93011 <__read_chk@plt+0x2dc3d> │ │ │ │ + strle r0, [pc, #-1691] @ 92fa1 <__read_chk@plt+0x2dbcd> │ │ │ │ rscle r2, sp, r0, lsl #20 │ │ │ │ stc2 0, cr15, [r8, #-936] @ 0xfffffc58 │ │ │ │ svccc 0x002cf854 │ │ │ │ - blcs a0acc <__read_chk@plt+0x3b6f8> │ │ │ │ + blcs a0a5c <__read_chk@plt+0x3b688> │ │ │ │ strbmi sp, [r0], -sl, ror #3 │ │ │ │ svcmi 0x00f8e8bd │ │ │ │ - blt feecfc20 <__read_chk@plt+0xfee6a84c> │ │ │ │ + blt 18cfbb0 <__read_chk@plt+0x186a7dc> │ │ │ │ svchi 0x00f8e8bd │ │ │ │ sbcsle r2, sp, r0, lsl #20 │ │ │ │ - blx fed4fc2c <__read_chk@plt+0xfecea858> │ │ │ │ + blx 174fbbc <__read_chk@plt+0x16ea7e8> │ │ │ │ @ instruction: 0xf8d9e7da │ │ │ │ - bl 11ce2c <__read_chk@plt+0xb7a58> │ │ │ │ + bl 11cdbc <__read_chk@plt+0xb79e8> │ │ │ │ ldrbmi r0, [r2], #-267 @ 0xfffffef5 │ │ │ │ sbcsle r4, pc, ip, lsl #5 │ │ │ │ @ instruction: 0xd1d14294 │ │ │ │ @ instruction: 0x4770e7dc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febea8f4 <__read_chk@plt+0xfeb85520> │ │ │ │ + bl febea884 <__read_chk@plt+0xfeb854b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ stmibvs r5, {r0, r1, r8, fp, ip, sp, lr}^ │ │ │ │ strle r0, [sp, #-1691] @ 0xfffff965 │ │ │ │ strcs fp, [r1, #-285] @ 0xfffffee3 │ │ │ │ @ instruction: 0xf0ea301c │ │ │ │ stmdbvs r3!, {r0, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf104b123 │ │ │ │ strcc r0, [r1, #-20] @ 0xffffffec │ │ │ │ ldc2l 0, cr15, [r2], {234} @ 0xea │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ strcs fp, [r1, #-285] @ 0xfffffee3 │ │ │ │ @ instruction: 0xf156301c │ │ │ │ - stmdbvs r3!, {r0, r2, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r3!, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ rscsle r2, r5, r0, lsl #22 │ │ │ │ andseq pc, r4, r4, lsl #2 │ │ │ │ @ instruction: 0xf1563501 │ │ │ │ - @ instruction: 0x4628fa7d │ │ │ │ + strtmi pc, [r8], -r5, lsr #20 │ │ │ │ svclt 0x0000bd38 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xf8df4605 │ │ │ │ @ instruction: 0x4614057c │ │ │ │ @@ -47353,47 +47325,47 @@ │ │ │ │ addhi pc, r8, #64 @ 0x40 │ │ │ │ strne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f74ff0 │ │ │ │ @ instruction: 0x4610b9d9 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ - blx 4d17cc <__read_chk@plt+0x46c3f8> │ │ │ │ + blx 4d175c <__read_chk@plt+0x46c388> │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf8da4607 │ │ │ │ stmdacs r0, {r4, ip} │ │ │ │ addhi pc, lr, r0, asr #32 │ │ │ │ stmdbpl r0, {r0, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7f64628 │ │ │ │ @ instruction: 0xf8d9ff21 │ │ │ │ stmdacs r0, {r2, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf503d070 │ │ │ │ tstcc r8, #1275068419 @ 0x4c000003 │ │ │ │ svclt 0x001c4299 │ │ │ │ - beq cf948 <__read_chk@plt+0x6a574> │ │ │ │ + beq cf8d8 <__read_chk@plt+0x6a504> │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ adchi pc, pc, r0 │ │ │ │ tstlt fp, fp, lsl #21 │ │ │ │ eoreq pc, r8, r1, lsl #2 │ │ │ │ - blx 3cfd78 <__read_chk@plt+0x36a9a4> │ │ │ │ + @ instruction: 0xf9b4f156 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addshi pc, r6, r0 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - blx 14fd8c <__read_chk@plt+0xea9b8> │ │ │ │ + @ instruction: 0xf9aaf156 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ @ instruction: 0xf8db4628 │ │ │ │ @ instruction: 0xf7f61010 │ │ │ │ @ instruction: 0x4602ff3b │ │ │ │ @ instruction: 0xf8dbb170 │ │ │ │ @ instruction: 0x47900014 │ │ │ │ teqlt r8, r3, lsl #12 │ │ │ │ stmdacs r0, {r6, fp, sp, lr} │ │ │ │ cmnphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ - ldc2 1, cr15, [r4, #-444]! @ 0xfffffe44 │ │ │ │ + ldc2l 1, cr15, [ip], {111} @ 0x6f │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldmdbvs r9, {r0, r1, r5, fp, sp, lr} │ │ │ │ strmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xf0b64611 │ │ │ │ @ instruction: 0x4621fef3 │ │ │ │ @ instruction: 0xf7f94628 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -47424,152 +47396,152 @@ │ │ │ │ @ instruction: 0xf1028ff0 │ │ │ │ smmla r6, ip, r8, r0 │ │ │ │ strcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ addle r4, r8, sl, lsl #5 │ │ │ │ orrvs pc, pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf0004299 │ │ │ │ - blmi 73c28 <__read_chk@plt+0xe854> │ │ │ │ + blmi 73bb8 <__read_chk@plt+0xe7e4> │ │ │ │ tstcs r3, r6, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xffbcf06f │ │ │ │ ldrb r2, [r8, r0] │ │ │ │ mvnslt r6, fp, asr #19 │ │ │ │ andcs r4, r5, #4096000 @ 0x3e8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmia sl, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r2, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs r2, #257 @ 0x101 │ │ │ │ rsbcs r9, lr, #0, 2 │ │ │ │ @ instruction: 0xf04c2179 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stmdavs r3!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7ff6918 │ │ │ │ ldmibmi r2!, {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d14479 │ │ │ │ - andcs lr, r3, #184, 16 @ 0xb80000 │ │ │ │ + andcs lr, r3, #240, 16 @ 0xf00000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf06f2004 │ │ │ │ @ instruction: 0xe7b5ff99 │ │ │ │ - blcs ade7c <__read_chk@plt+0x48aa8> │ │ │ │ + blcs ade0c <__read_chk@plt+0x48a38> │ │ │ │ @ instruction: 0xe7d7d1dc │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ @ instruction: 0xf8d84628 │ │ │ │ @ instruction: 0xf7f61010 │ │ │ │ strmi pc, [r3], -fp, lsr #29 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d8af7d │ │ │ │ @ instruction: 0x47980014 │ │ │ │ @ instruction: 0xf0a0e776 │ │ │ │ stmdavs r3!, {r0, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ smlalsge pc, r8, r9, r8 @ │ │ │ │ ldmdbvs r9, {r0, r2, ip, pc} │ │ │ │ - beq 28f9ac <__read_chk@plt+0x22a5d8> │ │ │ │ + beq 28f93c <__read_chk@plt+0x22a568> │ │ │ │ @ instruction: 0xf0b1e746 │ │ │ │ @ instruction: 0xe78bfcd3 │ │ │ │ smlalscc pc, r8, r9, r8 @ │ │ │ │ movweq pc, #28675 @ 0x7003 @ │ │ │ │ andsle r4, sl, r3, asr r5 │ │ │ │ @ instruction: 0xf0a02000 │ │ │ │ @ instruction: 0xf899fa77 │ │ │ │ @ instruction: 0xf00330f8 │ │ │ │ - blcs 1945c4 <__read_chk@plt+0x12f1f0> │ │ │ │ + blcs 194554 <__read_chk@plt+0x12f180> │ │ │ │ ldm pc, {r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ rsbeq r6, r4, ip, ror #16 │ │ │ │ - blx 164fc38 <__read_chk@plt+0x15ea864> │ │ │ │ + blx 164fbc8 <__read_chk@plt+0x15ea7f4> │ │ │ │ svclt 0x00183800 │ │ │ │ sbceq r2, r0, r1 │ │ │ │ - blx fe74fc44 <__read_chk@plt+0xfe6ea870> │ │ │ │ + blx fe74fbd4 <__read_chk@plt+0xfe6ea800> │ │ │ │ smlalscc pc, r8, r9, r8 @ │ │ │ │ @ instruction: 0xf040075f │ │ │ │ @ instruction: 0xf0a0817d │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ cmnphi r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ cdpcs 14, 0, cr9, cr0, cr5, {0} │ │ │ │ rscshi pc, sp, r0, asr #32 │ │ │ │ - blx a4fc64 <__read_chk@plt+0x9ea890> │ │ │ │ + blx a4fbf4 <__read_chk@plt+0x9ea820> │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ andls r6, sl, #2228224 @ 0x220000 │ │ │ │ eorsle r2, r4, r0, lsl #20 │ │ │ │ ldrtmi r9, [r3], r6, lsl #16 │ │ │ │ and r4, r4, r3, lsl r6 │ │ │ │ @ instruction: 0xf04f6b5b │ │ │ │ tstlt r3, #1024 @ 0x400 │ │ │ │ - bvs fe6e5264 <__read_chk@plt+0xfe67fe90> │ │ │ │ + bvs fe6e51f4 <__read_chk@plt+0xfe67fe20> │ │ │ │ ldrble r0, [r7, #1934]! @ 0x78e │ │ │ │ svceq 0x0000f1bb │ │ │ │ andls sp, sl, r0 │ │ │ │ @ instruction: 0xb1c16b99 │ │ │ │ @ instruction: 0xf0106a88 │ │ │ │ tstle r4, r2, lsl #12 │ │ │ │ orrslt r6, r7, pc, asr fp │ │ │ │ @ instruction: 0x07806ab8 │ │ │ │ - blvs 2088e64 <__read_chk@plt+0x2023a90> │ │ │ │ - bvs feebffe8 <__read_chk@plt+0xfee5ac14> │ │ │ │ + blvs 2088df4 <__read_chk@plt+0x2023a20> │ │ │ │ + bvs feebff78 <__read_chk@plt+0xfee5aba4> │ │ │ │ strle r0, [sl, #-1920] @ 0xfffff880 │ │ │ │ stmdage sl, {r0, r1, r2, r3, r6, r8, r9, sp, lr} │ │ │ │ - blvs 172e7a4 <__read_chk@plt+0x16c93d0> │ │ │ │ + blvs 172e734 <__read_chk@plt+0x16c9360> │ │ │ │ cmpvs lr, #1140850690 @ 0x44000002 │ │ │ │ - blx ff6d1a2a <__read_chk@plt+0xff66c656> │ │ │ │ + blx ff6d19ba <__read_chk@plt+0xff66c5e6> │ │ │ │ andls r6, sl, #2228224 @ 0x220000 │ │ │ │ - bvs fe57ff70 <__read_chk@plt+0xfe51ab9c> │ │ │ │ + bvs fe57ff00 <__read_chk@plt+0xfe51ab2c> │ │ │ │ svclt 0x0044045f │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ - blvs 152c4a0 <__read_chk@plt+0x14c70cc> │ │ │ │ + blvs 152c430 <__read_chk@plt+0x14c705c> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf8d5920a │ │ │ │ strhcs r0, [r0, -ip] │ │ │ │ @ instruction: 0xf936f0df │ │ │ │ - ldc2 1, cr15, [ip, #336] @ 0x150 │ │ │ │ + stc2l 1, cr15, [r4, #-336] @ 0xfffffeb0 │ │ │ │ smlalscc pc, r4, r9, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ andcs lr, ip, r6, lsl r7 │ │ │ │ - blx 104fcfc <__read_chk@plt+0xfea928> │ │ │ │ + blx 104fc8c <__read_chk@plt+0xfea8b8> │ │ │ │ andcs lr, sl, r2, lsr #15 │ │ │ │ - blx f4fd04 <__read_chk@plt+0xeea930> │ │ │ │ + blx f4fc94 <__read_chk@plt+0xeea8c0> │ │ │ │ mulcs r9, lr, r7 │ │ │ │ - blx e4fd0c <__read_chk@plt+0xdea938> │ │ │ │ + blx e4fc9c <__read_chk@plt+0xdea8c8> │ │ │ │ @ instruction: 0xf8dae79a │ │ │ │ - blcs 2dfae4 <__read_chk@plt+0x27a710> │ │ │ │ + blcs 2dfa74 <__read_chk@plt+0x27a6a0> │ │ │ │ @ instruction: 0xf06fbfcc │ │ │ │ andcs r0, r0, r9 │ │ │ │ svclt 0x00cc4418 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ movwls r9, #40969 @ 0xa009 │ │ │ │ - blx fefcff60 <__read_chk@plt+0xfef6ab8c> │ │ │ │ - blcs ba6d8 <__read_chk@plt+0x55304> │ │ │ │ + blx fefcfef0 <__read_chk@plt+0xfef6ab1c> │ │ │ │ + blcs ba668 <__read_chk@plt+0x55294> │ │ │ │ sbchi pc, pc, r0 │ │ │ │ ldrbtmi r4, [sl], #-2706 @ 0xfffff56e │ │ │ │ @ instruction: 0xf44f4b92 │ │ │ │ ldmpl r6!, {r5, r7, r8, lr}^ │ │ │ │ stmib sp, {r0, r4, r7, r8, r9, fp, lr}^ │ │ │ │ andcs r0, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x4630447b │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7d133ff │ │ │ │ - stmdavs r3!, {r9, fp, sp, lr, pc} │ │ │ │ - bvs fe16df3c <__read_chk@plt+0xfe108b68> │ │ │ │ + stmdavs r3!, {r3, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ + bvs fe16decc <__read_chk@plt+0xfe108af8> │ │ │ │ eorcc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xf8aaf156 │ │ │ │ + @ instruction: 0xf852f156 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d8d00a │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1564640 │ │ │ │ - ldrtmi pc, [r0], -r1, lsr #17 @ │ │ │ │ - blx ff9d00ba <__read_chk@plt+0xff96ace6> │ │ │ │ + ldrtmi pc, [r0], -r9, asr #16 @ │ │ │ │ + blx fe3d004a <__read_chk@plt+0xfe36ac76> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ andcs r6, r1, #2293760 @ 0x230000 │ │ │ │ ldmdbvs r8, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf9e8f0b6 │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ stmdbge r9, {r1, r3, r9, fp, sp, pc} │ │ │ │ streq pc, [r8], #2259 @ 0x8d3 │ │ │ │ - blx ff1cffd0 <__read_chk@plt+0xff16abfc> │ │ │ │ + blx ff1cff60 <__read_chk@plt+0xff16ab8c> │ │ │ │ andle r3, r9, r1 │ │ │ │ andne lr, r9, #3620864 @ 0x374000 │ │ │ │ rscne pc, r0, #13172736 @ 0xc90000 │ │ │ │ smlalscc pc, r6, r9, r8 @ │ │ │ │ movweq pc, #866 @ 0x362 @ │ │ │ │ rscscc pc, r6, r9, lsl #17 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ @@ -47585,22 +47557,22 @@ │ │ │ │ ldrdeq lr, [pc, -r5]! │ │ │ │ stc2 0, cr15, [r4, #868] @ 0x364 │ │ │ │ @ instruction: 0xf8564b69 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8944fc <__read_chk@plt+0x82f128> │ │ │ │ + bcs 89448c <__read_chk@plt+0x82f0b8> │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ ldrdcs pc, [r0], #133 @ 0x85 │ │ │ │ - blvs fe500010 <__read_chk@plt+0xfe49ac3c> │ │ │ │ + blvs fe4fffa0 <__read_chk@plt+0xfe49abcc> │ │ │ │ @ instruction: 0xf0313907 │ │ │ │ rsble r0, r3, r2, lsl #20 │ │ │ │ - bcs ae2fc <__read_chk@plt+0x48f28> │ │ │ │ - bvs 78b008 <__read_chk@plt+0x725c34> │ │ │ │ + bcs ae28c <__read_chk@plt+0x48eb8> │ │ │ │ + bvs 78af98 <__read_chk@plt+0x725bc4> │ │ │ │ eorvs pc, r7, r3, asr r8 @ │ │ │ │ @ instruction: 0x4630b196 │ │ │ │ stc2l 1, cr15, [r0, #-196] @ 0xffffff3c │ │ │ │ @ instruction: 0x4630b170 │ │ │ │ ldc2 1, cr15, [ip, #-196]! @ 0xffffff3c │ │ │ │ cmplt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xf1314630 │ │ │ │ @@ -47608,61 +47580,61 @@ │ │ │ │ mlscc ip, r2, r8, pc @ │ │ │ │ tstpeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ rsbcc pc, ip, r2, lsl #17 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmibvs sl, {r0, r8, r9, sl, ip, sp}^ │ │ │ │ stclle 2, cr4, [r2], #744 @ 0x2e8 │ │ │ │ ldrdeq lr, [pc, -r5]! │ │ │ │ - blx 1bcffb6 <__read_chk@plt+0x1b6abe2> │ │ │ │ + blx 1bcff46 <__read_chk@plt+0x1b6ab72> │ │ │ │ @ instruction: 0xf0a0e664 │ │ │ │ stmdacs r0, {r0, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x003bf47f │ │ │ │ movwls r6, #43043 @ 0xa823 │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - blvs 178bbfc <__read_chk@plt+0x1726828> │ │ │ │ + blvs 178bb8c <__read_chk@plt+0x17267b8> │ │ │ │ @ instruction: 0xb12b2001 │ │ │ │ - bvs fe72545c <__read_chk@plt+0xfe6c0088> │ │ │ │ + bvs fe7253ec <__read_chk@plt+0xfe6c0018> │ │ │ │ ldrble r0, [r8, #1942]! @ 0x796 │ │ │ │ tstlt r0, fp, lsl #12 │ │ │ │ svcge 0x000a930a │ │ │ │ @ instruction: 0xf7fa4638 │ │ │ │ @ instruction: 0x9e0af9b1 │ │ │ │ stmdami r0, {r8, r9, sp}^ │ │ │ │ ldrbtmi r6, [r8], #-563 @ 0xfffffdcd │ │ │ │ @ instruction: 0xf0436ab3 │ │ │ │ adcsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ - blx 15501de <__read_chk@plt+0x14eae0a> │ │ │ │ + blx fff5016c <__read_chk@plt+0xffeead98> │ │ │ │ @ instruction: 0x46386070 │ │ │ │ @ instruction: 0xf9a2f7fa │ │ │ │ - bvs fe57a454 <__read_chk@plt+0xfe515080> │ │ │ │ + bvs fe57a3e4 <__read_chk@plt+0xfe515010> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ stmdavs r3!, {r0, r1, r4, r7, r9, sp, lr} │ │ │ │ - blcs b8860 <__read_chk@plt+0x5348c> │ │ │ │ + blcs b87f0 <__read_chk@plt+0x5341c> │ │ │ │ svcge 0x000ff43f │ │ │ │ ldrbeq r6, [r1], #-2714 @ 0xfffff566 │ │ │ │ @ instruction: 0xf042bf44 │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ - blcs ae9b8 <__read_chk@plt+0x495e4> │ │ │ │ + blcs ae948 <__read_chk@plt+0x49574> │ │ │ │ movwls sp, #41462 @ 0xa1f6 │ │ │ │ - bmi ccd860 <__read_chk@plt+0xc6848c> │ │ │ │ + bmi ccd7f0 <__read_chk@plt+0xc6841c> │ │ │ │ @ instruction: 0xe72f447a │ │ │ │ ldrsbtne pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf1404628 │ │ │ │ ldrhlt pc, [r0, #-139]! @ 0xffffff75 @ │ │ │ │ ldmpl r3!, {r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf899602b │ │ │ │ vqadd.u32 , q13, q15 │ │ │ │ @ instruction: 0xf88913c7 │ │ │ │ @ instruction: 0xf89930fe │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8890320 │ │ │ │ @ instruction: 0xf8d830f4 │ │ │ │ @ instruction: 0xf8d53000 │ │ │ │ stmdbcs r0, {r6, r7, ip} │ │ │ │ - blvs fe347e90 <__read_chk@plt+0xfe2e2abc> │ │ │ │ + blvs fe347e20 <__read_chk@plt+0xfe2e2a4c> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf47f0202 │ │ │ │ @ instruction: 0xf503af7b │ │ │ │ @ instruction: 0xf8905040 │ │ │ │ @ instruction: 0xf00000fb │ │ │ │ @ instruction: 0xf0000670 │ │ │ │ ldmdacs r0, {r4, r6} │ │ │ │ @@ -47671,35 +47643,35 @@ │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ mcr2 1, 3, pc, cr14, cr15, {1} @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0a0e766 │ │ │ │ @ instruction: 0xe687fbb7 │ │ │ │ @ instruction: 0xf0a02001 │ │ │ │ @ instruction: 0xe67ef8df │ │ │ │ - mrc 7, 3, APSR_nzcv, cr4, cr0, {6} │ │ │ │ - eorseq fp, r8, r4, lsr #2 │ │ │ │ + mcr 7, 5, pc, cr12, cr0, {6} @ │ │ │ │ + mlaseq r8, r4, r1, fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r8, sl, lsl r1 │ │ │ │ - eorseq r9, lr, r4, ror #18 │ │ │ │ - ldrsbteq fp, [r8], -r6 │ │ │ │ - andseq lr, fp, r2, asr #31 │ │ │ │ - eorseq sl, r8, r2, asr #31 │ │ │ │ - eorseq r9, lr, r4, lsl #16 │ │ │ │ - andseq pc, fp, r2, ror lr @ │ │ │ │ - andseq lr, fp, r2, ror #22 │ │ │ │ - andseq lr, fp, r8, ror #22 │ │ │ │ - andseq pc, fp, lr, lsr #25 │ │ │ │ + eorseq fp, r8, sl, lsl #3 │ │ │ │ + ldrsbteq r9, [lr], -r4 │ │ │ │ + eorseq fp, r8, r6, asr #2 │ │ │ │ + @ instruction: 0x001beed6 │ │ │ │ + eorseq fp, r8, r2, lsr r0 │ │ │ │ + eorseq r9, lr, r4, ror r8 │ │ │ │ + andseq pc, fp, r6, lsl #27 │ │ │ │ + andseq lr, fp, r6, ror sl │ │ │ │ + andseq lr, fp, ip, ror sl │ │ │ │ + andseq pc, fp, r2, asr #23 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r8, fp, ip, lsl #2 │ │ │ │ + andseq r8, fp, r4, asr r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, fp, r2, ror r4 │ │ │ │ - eorseq r7, r1, ip, ror #25 │ │ │ │ + andseq lr, fp, r6, lsl #7 │ │ │ │ + ldrshteq r7, [r1], -r0 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febeaf24 <__read_chk@plt+0xfeb85b50> │ │ │ │ + bl febeaeb4 <__read_chk@plt+0xfeb85ae0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r4], -r0, ror #31 │ │ │ │ addlt r6, r3, r2, lsl r8 │ │ │ │ ldmdbvs r2, {r0, r2, r9, sl, lr} │ │ │ │ subsle r2, pc, r0, lsl #20 │ │ │ │ @ instruction: 0x46164852 │ │ │ │ stmdavs r0, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -47713,31 +47685,31 @@ │ │ │ │ andcs r4, r0, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xf7fb4611 │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svccs 0x0000d150 │ │ │ │ stmdbmi r6, {r0, r1, r2, r6, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf14a3104 │ │ │ │ - blx fecd2448 <__read_chk@plt+0xfec6d074> │ │ │ │ + blx fecd23d8 <__read_chk@plt+0xfec6d004> │ │ │ │ stmdavs r0!, {r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcc r0, r4, pc, ror r9 │ │ │ │ - @ instruction: 0xff58f155 │ │ │ │ + @ instruction: 0xff00f155 │ │ │ │ ldmdavs r3!, {r1, r2, r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - @ instruction: 0xff52f155 │ │ │ │ + mrc2 1, 7, pc, cr10, cr5, {2} │ │ │ │ subsle r2, r8, r0, lsl #30 │ │ │ │ ldrbtmi r4, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ @ instruction: 0xf16f3008 │ │ │ │ - mlasvs r0, r1, sl, pc @ │ │ │ │ + eorsvs pc, r0, r9, lsr sl @ │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ ldmdbvs r8, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf896f0b6 │ │ │ │ ldmdavs r3!, {r1, r2, r5, fp, sp, lr}^ │ │ │ │ ldcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xff3ef155 │ │ │ │ + mcr2 1, 7, pc, cr6, cr5, {2} @ │ │ │ │ ldrtmi r6, [r1], -r6, lsr #16 │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ stmdavs r3!, {r0, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0x46286071 │ │ │ │ @ instruction: 0xf7fb6919 │ │ │ │ mulcs r1, r1, pc @ │ │ │ │ @@ -47754,84 +47726,84 @@ │ │ │ │ ldmdbvs r0, {r1, r3, r4, r8, fp, sp, lr} │ │ │ │ stmdbmi r3!, {r3, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xe7b34479 │ │ │ │ ldmdbvs fp, {r0, r1, r5, fp, sp, lr} │ │ │ │ movwlt r6, #43482 @ 0xa9da │ │ │ │ andcs r4, r5, #32, 18 @ 0x80000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 2, pc, cr6, cr0, {6} @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr14, cr0, {6} │ │ │ │ movwcs r2, #257 @ 0x101 │ │ │ │ rsbcs r9, lr, #0, 2 │ │ │ │ @ instruction: 0xf04c2179 │ │ │ │ ldmdacs r9!, {r0, r1, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs sp, r0, r6, lsl r0 │ │ │ │ ldcne 7, cr14, [r8, #-832] @ 0xfffffcc0 │ │ │ │ - mrc2 1, 7, pc, cr14, cr5, {2} │ │ │ │ + mcr2 1, 5, pc, cr6, cr5, {2} @ │ │ │ │ adcsle r2, r1, r0, lsl #28 │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf1554630 │ │ │ │ - ldmdami r4, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdami r4, {r0, r1, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcc r4, r4, r8, ror r4 │ │ │ │ - blx ed0410 <__read_chk@plt+0xe6b03c> │ │ │ │ + @ instruction: 0xf9e0f16f │ │ │ │ @ instruction: 0xe7a56030 │ │ │ │ - blcs ae3c8 <__read_chk@plt+0x48ff4> │ │ │ │ + blcs ae358 <__read_chk@plt+0x48f84> │ │ │ │ ubfx sp, sl, #3, #9 │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ mcrr2 7, 15, pc, r2, cr15 @ │ │ │ │ andcs r4, r5, #212992 @ 0x34000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr12, cr0, {6} │ │ │ │ + mrc 7, 2, APSR_nzcv, cr4, cr0, {6} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [lr], #444 @ 0x1bc │ │ │ │ svclt 0x0000e7a9 │ │ │ │ - eorseq r9, lr, ip, lsr #7 │ │ │ │ - eorseq lr, r8, lr, lsl #15 │ │ │ │ - eorseq lr, r8, r6, ror #14 │ │ │ │ - mulseq fp, ip, r9 │ │ │ │ - ldrshteq lr, [r8], -r8 │ │ │ │ - andseq lr, fp, sl, asr r6 │ │ │ │ - ldrhteq lr, [r8], -r4 │ │ │ │ - andseq lr, fp, r2, lsr r6 │ │ │ │ + eorseq r9, lr, ip, lsl r4 │ │ │ │ + ldrshteq lr, [r8], -lr │ │ │ │ + ldrsbteq lr, [r8], -r6 │ │ │ │ + @ instruction: 0x001be8b0 │ │ │ │ + eorseq lr, r8, r8, ror #14 │ │ │ │ + andseq lr, fp, lr, ror #10 │ │ │ │ + eorseq lr, r8, r4, lsr #14 │ │ │ │ + andseq lr, fp, r6, asr #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr8, cr12, {6} │ │ │ │ strmi fp, [r3], -r5, ror #1 │ │ │ │ strbcs pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf506461e │ │ │ │ @ instruction: 0xf8df5940 │ │ │ │ tstls r2, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi r3, [r9], #-1372 @ 0xfffffaa4 │ │ │ │ ldmpl r3, {r2, sp}^ │ │ │ │ cmnls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xf858f14f │ │ │ │ + @ instruction: 0xf800f14f │ │ │ │ smlalscc pc, r5, r9, r8 @ │ │ │ │ smlalscs pc, sp, r9, r9 @ │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ rscscc pc, r5, r9, lsl #17 │ │ │ │ - blle a1e6f4 <__read_chk@plt+0x9b9320> │ │ │ │ + blle a1e684 <__read_chk@plt+0x9b92b0> │ │ │ │ ldrne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf7d02501 │ │ │ │ - stmib sp, {r2, r4, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + stmib sp, {r2, r3, r9, sl, fp, sp, lr, pc}^ │ │ │ │ stmib sp, {r2, sl, lr}^ │ │ │ │ strls r5, [r1, #-1026] @ 0xfffffbfe │ │ │ │ ldrdcc pc, [r0], #134 @ 0x86 │ │ │ │ @ instruction: 0xf1069300 │ │ │ │ ldmdbvs r2!, {r0, r2, r6, r7, r8, r9} │ │ │ │ ldrsbtne pc, [ip], r6 @ │ │ │ │ - blx 18d0104 <__read_chk@plt+0x186ad30> │ │ │ │ + blx 18d0094 <__read_chk@plt+0x186acc0> │ │ │ │ strne pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - @ instruction: 0x4623edbe │ │ │ │ + @ instruction: 0x4623edf6 │ │ │ │ cmncs r9, lr, ror #4 │ │ │ │ @ instruction: 0xf04c9500 │ │ │ │ ldmdacs r9!, {r0, r1, r4, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfd00f │ │ │ │ @ instruction: 0xf8df24f0 │ │ │ │ ldrbtmi r3, [sl], #-1248 @ 0xfffffb20 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -47840,165 +47812,165 @@ │ │ │ │ rsbhi pc, r0, #64 @ 0x40 │ │ │ │ pop {r0, r2, r5, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ ldrbtmi r0, [r8], #-1236 @ 0xfffffb2c │ │ │ │ @ instruction: 0xf870f14d │ │ │ │ ldrbcs pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ movwls r1, #36227 @ 0x8d83 │ │ │ │ - blcs adfc4 <__read_chk@plt+0x48bf0> │ │ │ │ + blcs adf54 <__read_chk@plt+0x48b80> │ │ │ │ subhi pc, sp, #0 │ │ │ │ ldrtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrls r4, [r0], #-1569 @ 0xfffff9df │ │ │ │ ldrbtmi sl, [fp], #-3352 @ 0xfffff2e8 │ │ │ │ strteq pc, [ip], #-258 @ 0xfffffefe │ │ │ │ tstls r3, r7, lsl #6 │ │ │ │ cdpcs 0, 0, cr14, cr0, cr15, {1} │ │ │ │ andshi pc, sl, #0 │ │ │ │ ldrdhi pc, [r0], -r6 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ ldrne pc, [r8], #2271 @ 0x8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - @ instruction: 0xf8dfed7e │ │ │ │ + @ instruction: 0xf8dfedb6 │ │ │ │ @ instruction: 0x46063490 │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ andcs r6, r5, #25, 30 @ 0x64 │ │ │ │ stchi 8, cr15, [ip], #-336 @ 0xfffffeb0 │ │ │ │ - ldcl 7, cr15, [r2, #-832]! @ 0xfffffcc0 │ │ │ │ + stc 7, cr15, [sl, #832]! @ 0x340 │ │ │ │ orrsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ andhi lr, r1, sp, asr #19 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strls r4, [r0], -r8, lsr #12 │ │ │ │ - svc 0x007cf7d0 │ │ │ │ + svc 0x00b4f7d0 │ │ │ │ @ instruction: 0xf04f782b │ │ │ │ @ instruction: 0xf8850200 │ │ │ │ - blcs 9c494 <__read_chk@plt+0x370c0> │ │ │ │ + blcs 9c424 <__read_chk@plt+0x37050> │ │ │ │ @ instruction: 0xf854d13a │ │ │ │ - blcs a2ca0 <__read_chk@plt+0x3d8cc> │ │ │ │ + blcs a2c30 <__read_chk@plt+0x3d85c> │ │ │ │ @ instruction: 0xf814d069 │ │ │ │ @ instruction: 0xf1a43c28 │ │ │ │ @ instruction: 0xf003072c │ │ │ │ - bcs 1294924 <__read_chk@plt+0x122f550> │ │ │ │ + bcs 12948b4 <__read_chk@plt+0x122f4e0> │ │ │ │ @ instruction: 0xf8d9d1f3 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ addsmi r7, r7, #48, 4 │ │ │ │ @ instruction: 0xf04fd0ed │ │ │ │ eorvc r0, sl, r0, lsl #4 │ │ │ │ @ instruction: 0xf854069b │ │ │ │ ldrtle r6, [sl], #3088 @ 0xc10 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf89681dd │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ rsble r0, sp, r0, lsl #30 │ │ │ │ ldrne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - @ instruction: 0x9602ed3a │ │ │ │ + @ instruction: 0x9602ed72 │ │ │ │ orrsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8542201 │ │ │ │ ldrmi r6, [r9], -ip, lsr #24 │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ @ instruction: 0xf7d04628 │ │ │ │ - stmdavc fp!, {r1, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavc fp!, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ smlawbcs fp, r5, r8, pc @ │ │ │ │ sbcle r2, r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf14c4628 │ │ │ │ @ instruction: 0xf8d9fff3 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp}^ │ │ │ │ - bne ff2fac90 <__read_chk@plt+0xff2958bc> │ │ │ │ + bne ff2fac20 <__read_chk@plt+0xff29584c> │ │ │ │ vhsub.s8 d4, d16, d8 │ │ │ │ @ instruction: 0x462881b9 │ │ │ │ - svc 0x0020f7d0 │ │ │ │ + svc 0x0058f7d0 │ │ │ │ addsvc pc, r5, #192, 10 @ 0x30000000 │ │ │ │ andcc r9, r1, #114688 @ 0x1c000 │ │ │ │ orrsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7d04628 │ │ │ │ - movwcs lr, #2994 @ 0xbb2 │ │ │ │ + movwcs lr, #3050 @ 0xbea │ │ │ │ movwls r2, #622 @ 0x26e │ │ │ │ @ instruction: 0xf8852179 │ │ │ │ strtmi r3, [r8], -fp, lsr #2 │ │ │ │ @ instruction: 0xf04b2300 │ │ │ │ ldmdacs r9!, {r0, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf854d1a1 │ │ │ │ tstlt r2, r8, lsl ip │ │ │ │ movwcc r9, #6931 @ 0x1b13 │ │ │ │ @ instruction: 0xf8549313 │ │ │ │ tstlt r3, r0, lsl ip │ │ │ │ movwcc r9, #6928 @ 0x1b10 │ │ │ │ @ instruction: 0x46389310 │ │ │ │ - blx 5d20c2 <__read_chk@plt+0x56ccee> │ │ │ │ + blx 5d2052 <__read_chk@plt+0x56cc7e> │ │ │ │ @ instruction: 0xf8d9e791 │ │ │ │ @ instruction: 0xf8d925d4 │ │ │ │ @ instruction: 0xf8d232c4 │ │ │ │ movwls r8, #45780 @ 0xb2d4 │ │ │ │ rsccc pc, r4, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0xf1b89315 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8d28187 │ │ │ │ @ instruction: 0xf1b882dc │ │ │ │ cmnle fp, r0, lsl #30 │ │ │ │ - blcs bad3c <__read_chk@plt+0x55968> │ │ │ │ + blcs baccc <__read_chk@plt+0x558f8> │ │ │ │ orrhi pc, r7, r0, asr #32 │ │ │ │ - blcs bad38 <__read_chk@plt+0x55964> │ │ │ │ + blcs bacc8 <__read_chk@plt+0x558f4> │ │ │ │ svcge 0x0023f43f │ │ │ │ andcs r9, r0, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0xf0b72101 │ │ │ │ ldr pc, [ip, -r3, lsr #25] │ │ │ │ andcs r4, r5, #208, 18 @ 0x340000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - stcl 7, cr15, [ip], {208} @ 0xd0 │ │ │ │ + stc 7, cr15, [r4, #-832] @ 0xfffffcc0 │ │ │ │ strmi r4, [r6], -lr, asr #23 │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ stmibmi sp, {r1, r2, r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - bleq 17d055c <__read_chk@plt+0x176b188> │ │ │ │ + bleq 17d04ec <__read_chk@plt+0x176b118> │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf7d00a00 │ │ │ │ - @ instruction: 0xf854ecbe │ │ │ │ + @ instruction: 0xf854ecf6 │ │ │ │ stmib sp, {r2, r3, r5, sl, fp, ip, sp}^ │ │ │ │ vst2.8 {d16-d19}, [pc], r0 │ │ │ │ andcs r7, r1, #1476395010 @ 0x58000002 │ │ │ │ @ instruction: 0x46284619 │ │ │ │ - mcr 7, 6, pc, cr6, cr0, {6} @ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr14, cr0, {6} │ │ │ │ @ instruction: 0xf8854628 │ │ │ │ @ instruction: 0xf7d0a12b │ │ │ │ - bl 20fc2c <__read_chk@plt+0x1aa858> │ │ │ │ + bl 20fc9c <__read_chk@plt+0x1aa8c8> │ │ │ │ @ instruction: 0xf8cb0e00 │ │ │ │ ldmdavs r2!, {sp, lr, pc} │ │ │ │ @ instruction: 0x46d0b3ba │ │ │ │ ldrbmi r9, [r4], -r9, lsl #8 │ │ │ │ ldrdge pc, [r0], -sp @ │ │ │ │ cmplt ip, r2, lsr #32 │ │ │ │ svcvc 0x0096f5b2 │ │ │ │ mrrcne 0, 0, sp, sl, cr8 │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ eoreq pc, ip, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8db701a │ │ │ │ - blne 151c184 <__read_chk@plt+0x14b6db0> │ │ │ │ + blne 151c114 <__read_chk@plt+0x14b6d40> │ │ │ │ @ instruction: 0xf5c26831 │ │ │ │ @ instruction: 0x46587296 │ │ │ │ @ instruction: 0xf14d3401 │ │ │ │ @ instruction: 0xf8dbfe17 │ │ │ │ - blne 14dc198 <__read_chk@plt+0x1476dc4> │ │ │ │ + blne 14dc128 <__read_chk@plt+0x1476d54> │ │ │ │ svcvc 0x0096f5b1 │ │ │ │ @ instruction: 0xf882bf18 │ │ │ │ @ instruction: 0xf8858000 │ │ │ │ @ instruction: 0xf856812b │ │ │ │ - bcs 9fdbc <__read_chk@plt+0x3a9e8> │ │ │ │ + bcs 9fd4c <__read_chk@plt+0x3a978> │ │ │ │ msrhi CPSR_fsxc, r0 │ │ │ │ @ instruction: 0xf14c4628 │ │ │ │ @ instruction: 0xf8d9ff4b │ │ │ │ @ instruction: 0xf8db2280 │ │ │ │ ldmdavs r1, {ip, sp}^ │ │ │ │ - bl fe8daf2c <__read_chk@plt+0xfe875b58> │ │ │ │ + bl fe8daebc <__read_chk@plt+0xfe875ae8> │ │ │ │ addmi r0, r8, #-2147483646 @ 0x80000002 │ │ │ │ @ instruction: 0x9c09d9cf │ │ │ │ - bl fec25c48 <__read_chk@plt+0xfebc0874> │ │ │ │ + bl fec25bd8 <__read_chk@plt+0xfebc0804> │ │ │ │ @ instruction: 0xf5b30305 │ │ │ │ @ instruction: 0xf43f7f96 │ │ │ │ movwcs sl, #3841 @ 0xf01 │ │ │ │ andcc pc, r0, lr, lsl #17 │ │ │ │ ldrbt r7, [ip], fp, lsr #16 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ ldcvc 5, cr15, [r7], #-8 │ │ │ │ @@ -48032,97 +48004,97 @@ │ │ │ │ ldrbmi r2, [r1], -r3, lsl #4 │ │ │ │ @ instruction: 0xf1494620 │ │ │ │ stmdblt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r1!, {r0, r1, sl, ip, sp} │ │ │ │ @ instruction: 0xf1494620 │ │ │ │ @ instruction: 0x4683ff39 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ - bl 2ae31c <__read_chk@plt+0x248f48> │ │ │ │ + bl 2ae2ac <__read_chk@plt+0x248ed8> │ │ │ │ @ instruction: 0xf8580387 │ │ │ │ movwls r0, #28711 @ 0x7027 │ │ │ │ @ instruction: 0xff2ef149 │ │ │ │ rscle r2, r2, r0, lsl #16 │ │ │ │ ldrdls pc, [r0], -r6 │ │ │ │ @ instruction: 0xf8584658 │ │ │ │ ldrmi r3, [r9, #39] @ 0x27 │ │ │ │ addhi pc, pc, r0 │ │ │ │ andcs r4, r5, #1884160 @ 0x1cc000 │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - strmi lr, [r3], r6, lsl #24 │ │ │ │ - blcs baed4 <__read_chk@plt+0x55b00> │ │ │ │ - blls 44847c <__read_chk@plt+0x3e30a8> │ │ │ │ + @ instruction: 0x4683ec3e │ │ │ │ + blcs bae64 <__read_chk@plt+0x55a90> │ │ │ │ + blls 44840c <__read_chk@plt+0x3e3038> │ │ │ │ eorsvc pc, r5, #12582912 @ 0xc00000 │ │ │ │ addsmi r9, r3, #9216 @ 0x2400 │ │ │ │ addhi pc, r6, r0 │ │ │ │ ldrbtmi r4, [fp], #-2924 @ 0xfffff494 │ │ │ │ stmdavs sl!, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ rsble r4, sp, r2, lsr #5 │ │ │ │ andcs r4, r5, #1736704 @ 0x1a8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ffc52210 <__read_chk@plt+0xffbece3c> │ │ │ │ + stc 7, cr15, [r6], #-832 @ 0xfffffcc0 │ │ │ │ @ instruction: 0xac189b07 │ │ │ │ movwlt lr, #10701 @ 0x29cd │ │ │ │ - blls 39cae0 <__read_chk@plt+0x33770c> │ │ │ │ + blls 39ca70 <__read_chk@plt+0x33769c> │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x46197396 │ │ │ │ @ instruction: 0xf8cd9004 │ │ │ │ strtmi r9, [r0], -r4 │ │ │ │ - ldcl 7, cr15, [r2, #832]! @ 0x340 │ │ │ │ + mcr 7, 1, pc, cr10, cr0, {6} @ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ smlawbcc fp, r4, r8, pc @ │ │ │ │ cdp2 1, 10, cr15, cr8, cr12, {2} │ │ │ │ @ instruction: 0xf8d39b0a │ │ │ │ ldmdavs r9, {r7, r9, ip, sp}^ │ │ │ │ - bne ff2faf28 <__read_chk@plt+0xff295b54> │ │ │ │ + bne ff2faeb8 <__read_chk@plt+0xff295ae4> │ │ │ │ ldmdale r0, {r3, r7, r9, lr}^ │ │ │ │ @ instruction: 0xf7d04620 │ │ │ │ - @ instruction: 0xf5c0edd6 │ │ │ │ + @ instruction: 0xf5c0ee0e │ │ │ │ stmdbls sp, {r0, r2, r4, r7, r9, ip, sp, lr} │ │ │ │ vst1.8 {d19-d22}, [pc], r1 │ │ │ │ @ instruction: 0x46207396 │ │ │ │ - b 1a52264 <__read_chk@plt+0x19ece90> │ │ │ │ + b fe8521f4 <__read_chk@plt+0xfe7ece20> │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ rsbcs r9, lr, #0, 6 │ │ │ │ @ instruction: 0xf8842179 │ │ │ │ @ instruction: 0xf04b312b │ │ │ │ ldmdacs r9!, {r0, r1, r2, r4, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blls 448960 <__read_chk@plt+0x3e358c> │ │ │ │ + blls 4488f0 <__read_chk@plt+0x3e351c> │ │ │ │ @ instruction: 0xf5039a09 │ │ │ │ ldmdavs r1!, {r0, r2, r4, r5, r8, r9, ip, sp, lr} │ │ │ │ stmdals r9, {r1, r3, r4, r7, r9, lr} │ │ │ │ - blls 583f70 <__read_chk@plt+0x51eb9c> │ │ │ │ + blls 583f00 <__read_chk@plt+0x51eb2c> │ │ │ │ movwcc r9, #6928 @ 0x1b10 │ │ │ │ svclt 0x001c9313 │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ stc2 7, cr15, [r6], #-996 @ 0xfffffc1c │ │ │ │ orreq lr, r7, #8, 22 @ 0x2000 │ │ │ │ - blcs ae3d0 <__read_chk@plt+0x48ffc> │ │ │ │ + blcs ae360 <__read_chk@plt+0x48f8c> │ │ │ │ svcge 0x0073f47f │ │ │ │ svcmi 0x0004f855 │ │ │ │ stccs 15, cr3, [r0], {1} │ │ │ │ svcge 0x0072f47f │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf8583701 │ │ │ │ stmdacs r0, {r0, r1, r2, r5} │ │ │ │ svcge 0x004ff47f │ │ │ │ - bls 43b7d8 <__read_chk@plt+0x3d6404> │ │ │ │ + bls 43b768 <__read_chk@plt+0x3d6394> │ │ │ │ ldrdls pc, [r8], -sp @ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ strt sl, [fp], r8, lsr #29 │ │ │ │ stmdavs sl!, {r0, r1, r2, r4, r5, r8, r9, fp, lr} │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ orrsle r4, r1, r2, lsr #5 │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe0d22ec <__read_chk@plt+0xfe06cf18> │ │ │ │ + bl feed227c <__read_chk@plt+0xfee6cea8> │ │ │ │ @ instruction: 0x4620e790 │ │ │ │ - blx ff6d08ea <__read_chk@plt+0xff66b516> │ │ │ │ + blx ff6d087a <__read_chk@plt+0xff66b4a6> │ │ │ │ ldmdbmi r1!, {r1, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 1e52300 <__read_chk@plt+0x1decf2c> │ │ │ │ + bl fec52290 <__read_chk@plt+0xfebecebc> │ │ │ │ strb r4, [pc, -r3, lsl #13]! │ │ │ │ ldrbtmi r4, [fp], #-2862 @ 0xfffff4d2 │ │ │ │ ldrb r9, [r8, -r7, lsl #6]! │ │ │ │ ldcvs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ @ instruction: 0xf885ade1 │ │ │ │ str r6, [r6], -fp, lsr #2 │ │ │ │ @@ -48133,69 +48105,69 @@ │ │ │ │ @ instruction: 0xe642fbbb │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ ldcvc 5, cr15, [r5], #-8 │ │ │ │ stmdacs r0, {r8, sl, sp} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr10, cr15, {3} │ │ │ │ andcs lr, r0, #116391936 @ 0x6f00000 │ │ │ │ @ instruction: 0x46119812 │ │ │ │ - blx 8d06ea <__read_chk@plt+0x86b316> │ │ │ │ + blx 8d067a <__read_chk@plt+0x86b2a6> │ │ │ │ stcls 6, cr14, [r9], {114} @ 0x72 │ │ │ │ ldrd pc, [r0], -fp │ │ │ │ tstls r0, #229638144 @ 0xdb00000 │ │ │ │ @ instruction: 0xe6569313 │ │ │ │ - b ff452360 <__read_chk@plt+0xff3ecf8c> │ │ │ │ - ldrhteq sl, [r8], -ip │ │ │ │ - andseq pc, fp, r6, ror #17 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, fp, lr, asr #17 │ │ │ │ - @ instruction: 0x001bf8b0 │ │ │ │ - eorseq sl, r8, sl, lsr r9 │ │ │ │ - @ instruction: 0x001bf8b6 │ │ │ │ - mulseq fp, r6, r8 │ │ │ │ - mulseq fp, r4, r8 │ │ │ │ - eorseq lr, r8, r6, asr r5 │ │ │ │ - andseq pc, fp, ip, lsl #16 │ │ │ │ - andseq pc, fp, r2, lsr r7 @ │ │ │ │ - ldrshteq lr, [r8], -r6 │ │ │ │ - andseq pc, fp, r0, lsl #14 │ │ │ │ - andseq pc, fp, lr, asr r6 @ │ │ │ │ - andseq ip, fp, r6, lsr r5 │ │ │ │ - andseq ip, fp, r2, lsr r5 │ │ │ │ - andseq pc, fp, r8, lsl #12 │ │ │ │ - eoreq sp, ip, r4, asr sl │ │ │ │ - andseq pc, fp, r6, ror #9 │ │ │ │ - eoreq sp, ip, r6, lsr #20 │ │ │ │ - eorseq r7, r1, r8, lsr #11 │ │ │ │ - @ instruction: 0x001c8cfe │ │ │ │ - andseq r8, ip, sl, ror #25 │ │ │ │ - eorseq r7, r1, sl, ror r5 │ │ │ │ + bl 2522f0 <__read_chk@plt+0x1ecf1c> │ │ │ │ + eorseq sl, r8, ip, lsr #20 │ │ │ │ + @ instruction: 0x001bf7fa │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq pc, fp, r2, ror #15 │ │ │ │ + andseq pc, fp, r4, asr #15 │ │ │ │ + eorseq sl, r8, sl, lsr #19 │ │ │ │ + andseq pc, fp, sl, asr #15 │ │ │ │ + andseq pc, fp, sl, lsr #15 │ │ │ │ + andseq pc, fp, r8, lsr #15 │ │ │ │ + eorseq lr, r8, r6, asr #11 │ │ │ │ + andseq pc, fp, r0, lsr #14 │ │ │ │ + andseq pc, fp, r6, asr #12 │ │ │ │ + eorseq lr, r8, r6, ror #8 │ │ │ │ + andseq pc, fp, r4, lsl r6 @ │ │ │ │ + andseq pc, fp, r2, ror r5 @ │ │ │ │ + andseq ip, fp, sl, asr #8 │ │ │ │ + andseq ip, fp, r6, asr #8 │ │ │ │ + andseq pc, fp, ip, lsl r5 @ │ │ │ │ + eoreq sp, ip, r8, ror #18 │ │ │ │ + @ instruction: 0x001bf3fa │ │ │ │ + eoreq sp, ip, sl, lsr r9 │ │ │ │ + eorseq r7, r1, ip, lsr #9 │ │ │ │ + andseq r8, ip, r2, lsl ip │ │ │ │ + @ instruction: 0x001c8bfe │ │ │ │ + eorseq r7, r1, lr, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febeb68c <__read_chk@plt+0xfeb862b8> │ │ │ │ + bl febeb61c <__read_chk@plt+0xfeb86248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 458454 <__read_chk@plt+0x3f3080> │ │ │ │ - bmi 4806a0 <__read_chk@plt+0x41b2cc> │ │ │ │ + blmi 4583e4 <__read_chk@plt+0x3f3010> │ │ │ │ + bmi 480630 <__read_chk@plt+0x41b25c> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - blx fe3d09fe <__read_chk@plt+0xfe36b62a> │ │ │ │ + blx dd098e <__read_chk@plt+0xd6b5ba> │ │ │ │ movwcs r4, #2057 @ 0x809 │ │ │ │ ldrmi r2, [sl], -r1, lsl #8 │ │ │ │ strls r2, [r0], #-366 @ 0xfffffe92 │ │ │ │ @ instruction: 0xf04b4478 │ │ │ │ stmdacs lr!, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ - eorseq sl, r8, ip, ror #7 │ │ │ │ + eorseq sl, r8, ip, asr r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x001bf2d8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febeb6e4 <__read_chk@plt+0xfeb86310> │ │ │ │ + bl febeb674 <__read_chk@plt+0xfeb862a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrcmi 15, 4, r0, cr8, cr8, {6} │ │ │ │ ldcmi 0, cr11, [r8], {133} @ 0x85 │ │ │ │ svcvc 0x0001f5b1 │ │ │ │ ldcmi 4, cr4, [r7, #504] @ 0x1f8 │ │ │ │ ldmdbpl r4!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ @@ -48216,17 +48188,17 @@ │ │ │ │ ldrsbeq r0, [fp], -r1 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ andseq r0, fp, fp, lsl r0 │ │ │ │ sbceq r0, sp, fp, lsl r0 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blmi 2026f58 <__read_chk@plt+0x1fc1b84> │ │ │ │ + blmi 2026ee8 <__read_chk@plt+0x1fc1b14> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 16e5c8 <__read_chk@plt+0x1091f4> │ │ │ │ + blls 16e558 <__read_chk@plt+0x109184> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, r5, pc, ror #1 │ │ │ │ @ instruction: 0xf5b1bdf0 │ │ │ │ stclle 15, cr7, [sp, #1000]! @ 0x3e8 │ │ │ │ rscsvc pc, sl, pc, ror #8 │ │ │ │ stmdbcs lr, {r0, sl, lr} │ │ │ │ @@ -48245,15 +48217,15 @@ │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ - bmi 19d3138 <__read_chk@plt+0x196dd64> │ │ │ │ + bmi 19d30c8 <__read_chk@plt+0x196dcf4> │ │ │ │ stmiapl r9!, {r2, r5, r6, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdacs r0, {r1, r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf504ddbc │ │ │ │ @ instruction: 0xf8945440 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ @@ -48261,15 +48233,15 @@ │ │ │ │ stmiapl pc!, {r0, r1, r3, r4, r6, r8, r9, fp, lr}^ @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ addshi pc, r2, r0, lsl #2 │ │ │ │ ldrdne pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blvs fe2f4840 <__read_chk@plt+0xfe28f46c> │ │ │ │ + blvs fe2f47d0 <__read_chk@plt+0xfe28f3fc> │ │ │ │ @ instruction: 0xf0313907 │ │ │ │ @ instruction: 0xf0400102 │ │ │ │ @ instruction: 0xf8928087 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ stmdbcs r0!, {r5, r6, r8} │ │ │ │ @ instruction: 0xf012d002 │ │ │ │ rsbsle r0, sp, lr, lsl #30 │ │ │ │ @@ -48284,182 +48256,182 @@ │ │ │ │ @ instruction: 0xf13000bc │ │ │ │ stmdavs r3, {r0, r1, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strble r0, [r5, #-1755]! @ 0xfffff925 │ │ │ │ ldmib r0, {r3, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf13f122f │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bmi 10887e0 <__read_chk@plt+0x102340c> │ │ │ │ + bmi 1088770 <__read_chk@plt+0x102339c> │ │ │ │ stmiapl sp!, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf503601d │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf02220fe │ │ │ │ @ instruction: 0xf8830280 │ │ │ │ @ instruction: 0xf89320fe │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ strd r2, [sp], #-4 │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ - bmi d53070 <__read_chk@plt+0xcedc9c> │ │ │ │ + bmi d53000 <__read_chk@plt+0xcedc2c> │ │ │ │ stmiapl r9!, {r2, r4, r5, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xe79a601a │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ - bmi c1305c <__read_chk@plt+0xbadc88> │ │ │ │ + bmi c12fec <__read_chk@plt+0xbadc18> │ │ │ │ stmiapl r9!, {r4, r5, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xe790601a │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ str pc, [ip, r3, ror #20] │ │ │ │ @ instruction: 0x46306813 │ │ │ │ andcc lr, pc, #3457024 @ 0x34c000 │ │ │ │ @ instruction: 0xf7f66113 │ │ │ │ @ instruction: 0xe784fa5b │ │ │ │ @ instruction: 0xf5046813 │ │ │ │ - bge ea3d4 <__read_chk@plt+0x85000> │ │ │ │ - blvs ff75cad8 <__read_chk@plt+0xff6f7704> │ │ │ │ + bge ea364 <__read_chk@plt+0x84f90> │ │ │ │ + blvs ff75ca68 <__read_chk@plt+0xff6f7694> │ │ │ │ @ instruction: 0xf8d79302 │ │ │ │ ldmvs r8, {r7, r9, ip, sp}^ │ │ │ │ submi sl, r0, #2048 @ 0x800 │ │ │ │ ldc2 0, cr15, [r8], {41} @ 0x29 │ │ │ │ - blls 100c2c <__read_chk@plt+0x9b858> │ │ │ │ + blls 100bbc <__read_chk@plt+0x9b7e8> │ │ │ │ stmdbls r2, {r9, sp} │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ addseq r0, fp, fp, asr r9 │ │ │ │ @ instruction: 0xf868f0ed │ │ │ │ ldcle 8, cr2, [r9], {-0} │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf0432000 │ │ │ │ @ instruction: 0xf8870304 │ │ │ │ @ instruction: 0xe72130f4 │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ - bmi 512fec <__read_chk@plt+0x4adc18> │ │ │ │ + bmi 512f7c <__read_chk@plt+0x4adba8> │ │ │ │ stmiapl r9!, {r0, r2, r4, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ smmla r8, sl, r0, r6 │ │ │ │ stmiapl sp!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7f64630 │ │ │ │ ldmdavs fp!, {r0, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ smmla r0, sp, r0, r6 │ │ │ │ ldrtmi r4, [r0], -r9, lsl #20 │ │ │ │ stmiapl r9!, {r1, r3, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7f6601a │ │ │ │ smlald pc, r6, sp, sl @ │ │ │ │ - ldmdb r8!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlaseq r8, r0, r3, sl │ │ │ │ + ldmdb r0!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq sl, r8, r0, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r8, ip, lsl #7 │ │ │ │ - eorseq sl, r8, ip, lsr #6 │ │ │ │ + ldrshteq sl, [r8], -ip │ │ │ │ + mlaseq r8, ip, r3, sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0008f8cc │ │ │ │ - bcc 1ed2b04 <__read_chk@plt+0x1e6d730> │ │ │ │ + bcc 1ed2a94 <__read_chk@plt+0x1e6d6c0> │ │ │ │ @ instruction: 0x468ab0b5 │ │ │ │ - bne 1dd2b0c <__read_chk@plt+0x1d6d738> │ │ │ │ + bne 1dd2a9c <__read_chk@plt+0x1d6d6c8> │ │ │ │ @ instruction: 0x461c447b │ │ │ │ @ instruction: 0xf8df9313 │ │ │ │ ldrbtmi r3, [r9], #-2672 @ 0xfffff590 │ │ │ │ @ instruction: 0xf5009010 │ │ │ │ andls r5, fp, r0, asr #32 │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9333 │ │ │ │ @ instruction: 0xf8900300 │ │ │ │ andls r3, sl, #246 @ 0xf6 │ │ │ │ movweq pc, #8195 @ 0x2003 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldrmi r8, [r1], -r9, lsl #9 │ │ │ │ - bcs 12d2b40 <__read_chk@plt+0x126d76c> │ │ │ │ + bcs 12d2ad0 <__read_chk@plt+0x126d6fc> │ │ │ │ andls r5, r5, #10616832 @ 0xa20000 │ │ │ │ - blcs ac810 <__read_chk@plt+0x4743c> │ │ │ │ + blcs ac7a0 <__read_chk@plt+0x473cc> │ │ │ │ strhi pc, [r4, #-0] │ │ │ │ tstls r1, #67108864 @ 0x4000000 │ │ │ │ ldrbmi r9, [r4], -sl, lsl #22 │ │ │ │ - blt dd2b58 <__read_chk@plt+0xd6d784> │ │ │ │ + blt dd2ae8 <__read_chk@plt+0xd6d714> │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ ldmdbeq fp, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ movwcs r9, #786 @ 0x312 │ │ │ │ - blge 7f9420 <__read_chk@plt+0x79404c> │ │ │ │ - blge ab9410 <__read_chk@plt+0xa5403c> │ │ │ │ - blge 5f9410 <__read_chk@plt+0x59403c> │ │ │ │ + blge 7f93b0 <__read_chk@plt+0x793fdc> │ │ │ │ + blge ab93a0 <__read_chk@plt+0xa53fcc> │ │ │ │ + blge 5f93a0 <__read_chk@plt+0x593fcc> │ │ │ │ strcs r9, [r0, #-780] @ 0xfffffcf4 │ │ │ │ strtmi r2, [r9], -ip, lsr #4 │ │ │ │ stmib sp, {r3, fp, ip, pc}^ │ │ │ │ ldrls r5, [r7, #-1301] @ 0xfffffaeb │ │ │ │ - cdp 7, 1, cr15, cr8, cr15, {6} │ │ │ │ + cdp 7, 5, cr15, cr0, cr15, {6} │ │ │ │ stmdals r7, {r2, r3, r5, r9, sp} │ │ │ │ @ instruction: 0xf7cf4629 │ │ │ │ - svcls 0x000bee14 │ │ │ │ + svcls 0x000bee4c │ │ │ │ @ instruction: 0xf88d2220 │ │ │ │ @ instruction: 0xf88d2078 │ │ │ │ @ instruction: 0xf8d720a4 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8935380 │ │ │ │ @ instruction: 0x06502210 │ │ │ │ @ instruction: 0xf8d3d51f │ │ │ │ @ instruction: 0xf89d1230 │ │ │ │ @ instruction: 0xf0422078 │ │ │ │ @ instruction: 0xf88d0240 │ │ │ │ @ instruction: 0xb1b12078 │ │ │ │ @ instruction: 0xb1a2680a │ │ │ │ @ instruction: 0xf1552008 │ │ │ │ - @ instruction: 0xf8d7fb6f │ │ │ │ + @ instruction: 0xf8d7fb17 │ │ │ │ @ instruction: 0x460635d4 │ │ │ │ @ instruction: 0xf5039026 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ ldmdavs r8, {r4, r5, r9, ip, sp} │ │ │ │ - ldc2 1, cr15, [r2, #-440]! @ 0xfffffe48 │ │ │ │ + ldc2l 1, cr15, [sl], {110} @ 0x6e │ │ │ │ @ instruction: 0xf8d76030 │ │ │ │ - bls a21fb8 <__read_chk@plt+0x9bcbe4> │ │ │ │ + bls a21f48 <__read_chk@plt+0x9bcb74> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf8936055 │ │ │ │ @ instruction: 0x0651223c │ │ │ │ @ instruction: 0xf8d3d528 │ │ │ │ @ instruction: 0xf89d125c │ │ │ │ @ instruction: 0xf04220a4 │ │ │ │ @ instruction: 0xf88d0240 │ │ │ │ mvnslt r2, r4, lsr #1 │ │ │ │ mvnlt r6, sl, lsl #16 │ │ │ │ @ instruction: 0xf1552008 │ │ │ │ - strmi pc, [r5], -fp, asr #22 │ │ │ │ + @ instruction: 0x4605faf3 │ │ │ │ @ instruction: 0xf8df9031 │ │ │ │ ldrbtmi r0, [r8], #-2428 @ 0xfffff684 │ │ │ │ - ldc2 1, cr15, [r2, #-440] @ 0xfffffe48 │ │ │ │ + ldc2 1, cr15, [sl], #440 @ 0x1b8 │ │ │ │ eorvs r9, r8, fp, lsl #28 │ │ │ │ @ instruction: 0xf8d69d31 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ ldmdavs r8, {r2, r3, r4, r6, r9, ip, sp} │ │ │ │ - stc2 1, cr15, [r6, #-440] @ 0xfffffe48 │ │ │ │ + stc2 1, cr15, [lr], #440 @ 0x1b8 │ │ │ │ @ instruction: 0xf8d66028 │ │ │ │ ldrdcs r3, [r0, -r4] │ │ │ │ @ instruction: 0xf5039a31 │ │ │ │ subsvs r5, r1, r0, lsl #7 │ │ │ │ ldmdavs r2, {r0, r2, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d381fa │ │ │ │ @ instruction: 0xf8d32220 │ │ │ │ andls r8, r6, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bls 33534c <__read_chk@plt+0x2cff78> │ │ │ │ + bls 3352dc <__read_chk@plt+0x2cff08> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d3827e │ │ │ │ @ instruction: 0xb128021c │ │ │ │ tstlt sl, r2, lsl #16 │ │ │ │ - bcs b2940 <__read_chk@plt+0x4d56c> │ │ │ │ + bcs b28d0 <__read_chk@plt+0x4d4fc> │ │ │ │ ldrbthi pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - strthi pc, [pc], #-64 @ 94904 <__read_chk@plt+0x2f530> │ │ │ │ + strthi pc, [pc], #-64 @ 94894 <__read_chk@plt+0x2f4c0> │ │ │ │ stcge 14, cr9, [sp, #-48]! @ 0xffffffd0 │ │ │ │ subeq pc, r8, #13828096 @ 0xd30000 │ │ │ │ stmdavs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbls r5, {r0, r2, r3, r6, sl, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @@ -48477,19 +48449,19 @@ │ │ │ │ teqlt sl, r9, lsl r6 │ │ │ │ @ instruction: 0xf8d34613 │ │ │ │ @ instruction: 0xf8c320c4 │ │ │ │ ldrmi r1, [r9], -r8, asr #1 │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf8dfaf16 │ │ │ │ @ instruction: 0x463868b4 │ │ │ │ - blx d2952 <__read_chk@plt+0x6d57e> │ │ │ │ + blx d28e2 <__read_chk@plt+0x6d50e> │ │ │ │ ldmib sp, {r0, r5, r7, r9, fp, sp, lr}^ │ │ │ │ ldrbtmi r5, [lr], #-789 @ 0xfffffceb │ │ │ │ andeq lr, r8, #212, 18 @ 0x350000 │ │ │ │ - bvs fe72d2e4 <__read_chk@plt+0xfe6c7f10> │ │ │ │ + bvs fe72d274 <__read_chk@plt+0xfe6c7ea0> │ │ │ │ andne lr, r7, r3, asr #19 │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ addsvs r6, sl, #-2147483609 @ 0x80000027 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf04f831c │ │ │ │ stmib sp, {r8, fp}^ │ │ │ │ strls sl, [r4], -lr, lsl #16 │ │ │ │ @@ -48497,58 +48469,58 @@ │ │ │ │ @ instruction: 0xf0424202 │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7f94638 │ │ │ │ stmdbvs r8!, {r0, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrsbge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf16e4658 │ │ │ │ - bls 653bd0 <__read_chk@plt+0x5ee7fc> │ │ │ │ + bls 653a00 <__read_chk@plt+0x5ee62c> │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ ldrtmi r2, [r8], -r8, lsl #2 │ │ │ │ ldmib r4, {r0, r1, r4, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf043ec08 │ │ │ │ - bvs fea155d8 <__read_chk@plt+0xfe9b0204> │ │ │ │ + bvs fea15568 <__read_chk@plt+0xfe9b0194> │ │ │ │ movwgt lr, #39362 @ 0x99c2 │ │ │ │ stmib r2, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ cmphi r1, r7, lsl #28 │ │ │ │ @ instruction: 0xf7f96193 │ │ │ │ - blls 6534f8 <__read_chk@plt+0x5ee124> │ │ │ │ + blls 653488 <__read_chk@plt+0x5ee0b4> │ │ │ │ eorscc pc, r0, r8, asr #17 │ │ │ │ ldmib r4, {r8, sp}^ │ │ │ │ - bvs a15214 <__read_chk@plt+0x9afe40> │ │ │ │ + bvs a151a4 <__read_chk@plt+0x9afdd0> │ │ │ │ strcs lr, [r7], -r3, asr #19 │ │ │ │ - bls 1ad358 <__read_chk@plt+0x147f84> │ │ │ │ + bls 1ad2e8 <__read_chk@plt+0x147f14> │ │ │ │ ldrdpl pc, [r4], #133 @ 0x85 │ │ │ │ - bvs fe72d068 <__read_chk@plt+0xfe6c7c94> │ │ │ │ + bvs fe72cff8 <__read_chk@plt+0xfe6c7c24> │ │ │ │ @ instruction: 0xf0428159 │ │ │ │ addsvs r0, sl, #536870920 @ 0x20000008 │ │ │ │ suble r2, r4, r0, lsl #26 │ │ │ │ @ instruction: 0xf7f94638 │ │ │ │ @ instruction: 0xf8b5faad │ │ │ │ @ instruction: 0xf8dd30b0 │ │ │ │ ldrbeq r8, [fp], #88 @ 0x58 │ │ │ │ strbmi fp, [r3], -r4, asr #30 │ │ │ │ orrpl pc, r0, pc, asr #8 │ │ │ │ stmiavs r8!, {r0, r1, r3, sl, ip, lr, pc}^ │ │ │ │ eorsle r2, r2, r0, lsl #16 │ │ │ │ - mcrr2 1, 6, pc, sl, cr14 @ │ │ │ │ + blx ffd50f7a <__read_chk@plt+0xffcebba6> │ │ │ │ ldrhtne pc, [r0], r5 @ │ │ │ │ @ instruction: 0xf4019b16 │ │ │ │ @ instruction: 0xf8c85180 │ │ │ │ @ instruction: 0xf8d50004 │ │ │ │ @ instruction: 0xf04f009c │ │ │ │ tstvs r8, r4, lsl #24 │ │ │ │ - bvs a2f4b4 <__read_chk@plt+0x9ca0e0> │ │ │ │ - b 30f1a0 <__read_chk@plt+0x2a9dcc> │ │ │ │ + bvs a2f444 <__read_chk@plt+0x9ca070> │ │ │ │ + b 30f130 <__read_chk@plt+0x2a9d5c> │ │ │ │ strge lr, [r7], -r3, asr #19 │ │ │ │ @ instruction: 0xf8a39e04 │ │ │ │ vst4.8 {d28-d31}, [r2], sl │ │ │ │ @ instruction: 0xf8c37c00 │ │ │ │ orrsvs lr, lr, r4, lsr #32 │ │ │ │ - strpl lr, [pc], #-2499 @ 94a68 <__read_chk@plt+0x2f694> │ │ │ │ + strpl lr, [pc], #-2499 @ 949f8 <__read_chk@plt+0x2f624> │ │ │ │ eorgt pc, r8, r3, asr #17 │ │ │ │ orrsle r2, r4, r0, lsl #18 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stmdacs r0, {r0, r1, r3, ip, lr, pc} │ │ │ │ stmibvs r2!, {r2, r4, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xd1914290 │ │ │ │ strhtne pc, [r0], r5 @ │ │ │ │ @@ -48566,205 +48538,205 @@ │ │ │ │ stmib r1, {r4, fp, ip, pc}^ │ │ │ │ tstvs fp, r1, lsl #6 │ │ │ │ @ instruction: 0xf7f96863 │ │ │ │ @ instruction: 0x4605fbb7 │ │ │ │ @ instruction: 0xf0bf980c │ │ │ │ stccs 14, cr15, [r0, #-780] @ 0xfffffcf4 │ │ │ │ cmpphi r9, #0 @ p-variant is OBSOLETE │ │ │ │ - vstrcs d9, [pc, #-52] @ 94a9c <__read_chk@plt+0x2f6c8> │ │ │ │ + vstrcs d9, [pc, #-52] @ 94a2c <__read_chk@plt+0x2f658> │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf040930d │ │ │ │ - blls 3358b8 <__read_chk@plt+0x2d04e4> │ │ │ │ + blls 335848 <__read_chk@plt+0x2d0474> │ │ │ │ @ instruction: 0xf1b8b353 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blls 1f5040 <__read_chk@plt+0x18fc6c> │ │ │ │ - blcs aeb58 <__read_chk@plt+0x49784> │ │ │ │ + blls 1f4fd0 <__read_chk@plt+0x18fbfc> │ │ │ │ + blcs aeae8 <__read_chk@plt+0x49714> │ │ │ │ msrhi CPSR_fsx, r0, asr #32 │ │ │ │ @ instruction: 0x1014f8d8 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf1ba825a │ │ │ │ andle r0, r4, r0, lsl #30 │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8350 │ │ │ │ andcs r1, r5, #16, 14 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00caf7cf │ │ │ │ + stmda r2, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x3704f8df │ │ │ │ tstcs r1, r3, lsl sl │ │ │ │ rsbcs r5, lr, #13828096 @ 0xd30000 │ │ │ │ ldrmi r9, [r1], -r0, lsl #2 │ │ │ │ @ instruction: 0xf04b9304 │ │ │ │ ldmdacs r9!, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ addhi pc, pc, r0, asr #32 │ │ │ │ - blcs bb750 <__read_chk@plt+0x5637c> │ │ │ │ + blcs bb6e0 <__read_chk@plt+0x5630c> │ │ │ │ andshi pc, ip, #0 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ teqphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d88116 │ │ │ │ stmdals r6, {r2, r3, r4, ip} │ │ │ │ - blx 50efc │ │ │ │ - blls 20115c <__read_chk@plt+0x19bd88> │ │ │ │ - bls 36ebcc <__read_chk@plt+0x3097f8> │ │ │ │ + blx 50e8c │ │ │ │ + blls 2010ec <__read_chk@plt+0x19bd18> │ │ │ │ + bls 36eb5c <__read_chk@plt+0x309788> │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ andseq pc, ip, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d881b3 │ │ │ │ @ instruction: 0xf0e9101c │ │ │ │ - bllt 1ad3730 <__read_chk@plt+0x1a6e35c> │ │ │ │ + bllt 1ad36c0 <__read_chk@plt+0x1a6e2ec> │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d881a6 │ │ │ │ andcs r1, r1, #20 │ │ │ │ @ instruction: 0xf0ba2069 │ │ │ │ - blls 3936a8 <__read_chk@plt+0x32e2d4> │ │ │ │ + blls 393638 <__read_chk@plt+0x32e264> │ │ │ │ andcs r4, r0, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0xf8d32101 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ mulcc ip, r0, r0 │ │ │ │ @ instruction: 0xf99af0b5 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - blls 535350 <__read_chk@plt+0x4cff7c> │ │ │ │ - bcs bb3cc <__read_chk@plt+0x55ff8> │ │ │ │ + blls 5352e0 <__read_chk@plt+0x4cff0c> │ │ │ │ + bcs bb35c <__read_chk@plt+0x55f88> │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1b8818e │ │ │ │ suble r0, pc, r0, lsl #30 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ cmple r7, r0, lsl #22 │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ suble r2, r7, r0, lsl #22 │ │ │ │ - blcs bb800 <__read_chk@plt+0x5642c> │ │ │ │ + blcs bb790 <__read_chk@plt+0x563bc> │ │ │ │ @ instruction: 0xf1bad057 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blls 1f501c <__read_chk@plt+0x18fc48> │ │ │ │ - blcs aec58 <__read_chk@plt+0x49884> │ │ │ │ + blls 1f4fac <__read_chk@plt+0x18fbd8> │ │ │ │ + blcs aebe8 <__read_chk@plt+0x49814> │ │ │ │ sbchi pc, r8, r0, asr #32 │ │ │ │ @ instruction: 0x1014f8da │ │ │ │ @ instruction: 0xf0e99809 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blls 209128 <__read_chk@plt+0x1a3d54> │ │ │ │ - blcs aec70 <__read_chk@plt+0x4989c> │ │ │ │ + blls 2090b8 <__read_chk@plt+0x1a3ce4> │ │ │ │ + blcs aec00 <__read_chk@plt+0x4982c> │ │ │ │ @ instruction: 0xf8dad15c │ │ │ │ andcs r1, r1, #20 │ │ │ │ @ instruction: 0xf0ba206a │ │ │ │ smlabbcs r0, r5, sl, pc @ │ │ │ │ andcs r4, r1, r5, lsl #12 │ │ │ │ @ instruction: 0xf842f0b6 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - blls 5352f0 <__read_chk@plt+0x4cff1c> │ │ │ │ - bcs bb44c <__read_chk@plt+0x56078> │ │ │ │ + blls 535280 <__read_chk@plt+0x4cfeac> │ │ │ │ + bcs bb3dc <__read_chk@plt+0x56008> │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1ba8170 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blls 1f5500 <__read_chk@plt+0x19012c> │ │ │ │ - blcs aecb0 <__read_chk@plt+0x498dc> │ │ │ │ + blls 1f5490 <__read_chk@plt+0x1900bc> │ │ │ │ + blcs aec40 <__read_chk@plt+0x4986c> │ │ │ │ eorhi pc, r6, #64 @ 0x40 │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strbmi r8, [r0], -r6, lsr #4 │ │ │ │ @ instruction: 0xf82ef12d │ │ │ │ @ instruction: 0xf12d4650 │ │ │ │ strb pc, [sl, #2091] @ 0x82b @ │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @ instruction: 0xd1b72b00 │ │ │ │ ldrne pc, [r8, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf8c42000 │ │ │ │ ldrbtmi r8, [r9], #-24 @ 0xffffffe8 │ │ │ │ andcs r6, r5, #224, 2 @ 0x38 │ │ │ │ - svc 0x0018f7cf │ │ │ │ + svc 0x0050f7cf │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ ldc2l 0, cr15, [sl, #440]! @ 0x1b8 │ │ │ │ - blcs bb8b0 <__read_chk@plt+0x564dc> │ │ │ │ + blcs bb840 <__read_chk@plt+0x5646c> │ │ │ │ @ instruction: 0xf1bad1a7 │ │ │ │ sbcsle r0, lr, r0, lsl #30 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d29a0b │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ - blcs 955c8 <__read_chk@plt+0x301f4> │ │ │ │ + blcs 95558 <__read_chk@plt+0x30184> │ │ │ │ adchi pc, r7, r0, asr #32 │ │ │ │ @ instruction: 0x1014f8da │ │ │ │ - blx 14d1058 <__read_chk@plt+0x146bc84> │ │ │ │ + blx 14d0fe8 <__read_chk@plt+0x146bc14> │ │ │ │ bicle r2, ip, r0, lsl #16 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ adcle r2, r2, r0, lsl #22 │ │ │ │ @ instruction: 0x101cf8da │ │ │ │ @ instruction: 0xf8d3e7a1 │ │ │ │ @ instruction: 0xf8d32228 │ │ │ │ andls r8, r6, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bls 3350c8 <__read_chk@plt+0x2cfcf4> │ │ │ │ + bls 335058 <__read_chk@plt+0x2cfc84> │ │ │ │ cmnle r7, r0, lsl #20 │ │ │ │ andseq pc, ip, #13828096 @ 0xd30000 │ │ │ │ stmdavs r2, {r3, r5, r8, ip, sp, pc} │ │ │ │ ldmdavc r2, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf1b8827e │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ mcrls 2, 0, r8, cr12, cr13, {1} │ │ │ │ str sl, [r5], -pc, lsr #26 │ │ │ │ - blcs bb928 <__read_chk@plt+0x56554> │ │ │ │ + blcs bb8b8 <__read_chk@plt+0x564e4> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr13, cr15, {1} │ │ │ │ strne pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7cf4479 │ │ │ │ - andcs lr, r7, #3296 @ 0xce0 │ │ │ │ + andcs lr, r7, #6, 30 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf06e2004 │ │ │ │ stmdals ip, {r0, r1, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldc2 0, cr15, [r4, #764] @ 0x2fc │ │ │ │ - blcs bb95c <__read_chk@plt+0x56588> │ │ │ │ + blcs bb8ec <__read_chk@plt+0x56518> │ │ │ │ eorshi pc, r4, #64 @ 0x40 │ │ │ │ ldrbtcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls d6eda4 <__read_chk@plt+0xd099d0> │ │ │ │ + blls d6ed34 <__read_chk@plt+0xd09960> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorslt r8, r5, sl, asr r2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x101cf8d8 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf1ba812c │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8daaed6 │ │ │ │ - bcs 9cdd4 <__read_chk@plt+0x37a00> │ │ │ │ + bcs 9cd64 <__read_chk@plt+0x37990> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr1, cr15, {1} │ │ │ │ - bcs bb584 <__read_chk@plt+0x561b0> │ │ │ │ + bcs bb514 <__read_chk@plt+0x56140> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr7, cr15, {1} │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8d8aeea │ │ │ │ usat r1, #8, r4 │ │ │ │ @ instruction: 0x101cf8da │ │ │ │ @ instruction: 0xf0e99809 │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0037f43f │ │ │ │ @ instruction: 0xf1bae780 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ - blls 20087c <__read_chk@plt+0x19b4a8> │ │ │ │ - blcs aee0c <__read_chk@plt+0x49a38> │ │ │ │ + blls 20080c <__read_chk@plt+0x19b438> │ │ │ │ + blcs aed9c <__read_chk@plt+0x499c8> │ │ │ │ msrhi SPSR_fsx, r0, asr #32 │ │ │ │ @ instruction: 0x2014f8da │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bls 240868 <__read_chk@plt+0x1db494> │ │ │ │ + bls 2407f8 <__read_chk@plt+0x1db424> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ tstcs r0, r5, lsl r2 │ │ │ │ @ instruction: 0xf0e99806 │ │ │ │ strmi pc, [r1], -fp, asr #19 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 2009ec <__read_chk@plt+0x19b618> │ │ │ │ + blls 20097c <__read_chk@plt+0x19b5a8> │ │ │ │ @ instruction: 0xe6de681b │ │ │ │ svceq 0x0000f1b8 │ │ │ │ bichi pc, r0, r0, asr #32 │ │ │ │ stmdbcs r0, {r0, r2, r4, r8, fp, ip, pc} │ │ │ │ movwcs sp, #148 @ 0x94 │ │ │ │ ldrmi r9, [r8], r9, lsl #6 │ │ │ │ movwls r4, #26266 @ 0x669a │ │ │ │ @@ -48774,141 +48746,141 @@ │ │ │ │ @ instruction: 0xf8ddad2d │ │ │ │ mcrls 0, 0, r8, cr12, cr8, {0} │ │ │ │ @ instruction: 0xf8dae0f5 │ │ │ │ smmla r7, ip, r0, r1 │ │ │ │ ldrbmi r9, [r1], -r9, lsl #16 │ │ │ │ @ instruction: 0xf9a6f0e9 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 200a98 <__read_chk@plt+0x19b6c4> │ │ │ │ + blls 200a28 <__read_chk@plt+0x19b654> │ │ │ │ ldmdavs fp, {r0, r4, r6, r9, sl, lr} │ │ │ │ stcge 6, cr14, [r2, #-996]! @ 0xfffffc1c │ │ │ │ @ instruction: 0xf0e99806 │ │ │ │ - blls 2133dc <__read_chk@plt+0x1ae008> │ │ │ │ + blls 21336c <__read_chk@plt+0x1adf98> │ │ │ │ svcls 0x00226028 │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ svccs 0x00009f24 │ │ │ │ ldmdavs sp!, {r0, r2, r3, r6, ip, lr, pc} │ │ │ │ suble r2, sl, r0, lsl #26 │ │ │ │ @ instruction: 0x462849fe │ │ │ │ @ instruction: 0xf7d04479 │ │ │ │ - strmi lr, [r1], ip, ror #17 │ │ │ │ + strmi lr, [r1], r4, lsr #18 │ │ │ │ cdpls 3, 0, cr11, cr12, cr0, {4} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdbge r7, {r3, r5, r9, sl, lr} │ │ │ │ - blx ff2d114c <__read_chk@plt+0xff26bd78> │ │ │ │ + blx ff2d10dc <__read_chk@plt+0xff26bd08> │ │ │ │ teqlt r8, r5, lsl #12 │ │ │ │ @ instruction: 0xf8c09b08 │ │ │ │ @ instruction: 0xf8a0309c │ │ │ │ eorsvs r9, r5, r0, lsr #1 │ │ │ │ strbeq pc, [r4], r5, lsl #2 @ │ │ │ │ svcpl 0x0004f857 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ stmdals r8, {r9, sp} │ │ │ │ stcge 6, cr4, [sp, #-68]! @ 0xffffffbc │ │ │ │ @ instruction: 0xf830f0b5 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - stcge 1, cr11, [pc, #-12]! @ 94e78 <__read_chk@plt+0x2faa4> │ │ │ │ + stcge 1, cr11, [pc, #-12]! @ 94e08 <__read_chk@plt+0x2fa34> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adchi pc, r9, r0, asr #32 │ │ │ │ - blcs bbab8 <__read_chk@plt+0x566e4> │ │ │ │ + blcs bba48 <__read_chk@plt+0x56674> │ │ │ │ addshi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0xf8dd9b0b │ │ │ │ @ instruction: 0xf8d38020 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ ldr r5, [r1, #-896]! @ 0xfffffc80 │ │ │ │ - @ instruction: 0xf15520d0 │ │ │ │ - sbcscs pc, r0, #4128768 @ 0x3f0000 │ │ │ │ + @ instruction: 0xf15420d0 │ │ │ │ + sbcscs pc, r0, #924 @ 0x39c │ │ │ │ strbmi r4, [r9], -r5, lsl #12 │ │ │ │ - b ff152df0 <__read_chk@plt+0xff0eda1c> │ │ │ │ + b fff52d80 <__read_chk@plt+0xffeed9ac> │ │ │ │ vst2. {d20-d21}, [pc :64] │ │ │ │ ldrbtmi r5, [r8], #-896 @ 0xfffffc80 │ │ │ │ adcscc pc, r0, r5, lsr #17 │ │ │ │ - blx d147c <__read_chk@plt+0x6c0a8> │ │ │ │ + @ instruction: 0xf9a8f16e │ │ │ │ @ instruction: 0x61289e0c │ │ │ │ cdpls 7, 0, cr14, cr12, cr9, {6} │ │ │ │ stcge 7, cr14, [r4, #-832]! @ 0xfffffcc0 │ │ │ │ @ instruction: 0xf8d8e7a2 │ │ │ │ @ instruction: 0xe658101c │ │ │ │ @ instruction: 0x1014f8d8 │ │ │ │ - blls 24e80c <__read_chk@plt+0x1e9438> │ │ │ │ + blls 24e79c <__read_chk@plt+0x1e93c8> │ │ │ │ tstmi r3, #40960 @ 0xa000 │ │ │ │ mrcge 4, 3, APSR_nzcv, cr8, cr15, {3} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blls 208f20 <__read_chk@plt+0x1a3b4c> │ │ │ │ - blcs aef60 <__read_chk@plt+0x49b8c> │ │ │ │ + blls 208eb0 <__read_chk@plt+0x1a3adc> │ │ │ │ + blcs aeef0 <__read_chk@plt+0x49b1c> │ │ │ │ msrhi CPSR_sc, r0, asr #32 │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ - blcs 97470 <__read_chk@plt+0x3209c> │ │ │ │ + blcs 97400 <__read_chk@plt+0x3202c> │ │ │ │ mcrge 4, 3, pc, cr8, cr15, {1} @ │ │ │ │ andcs r4, r0, fp, asr #19 │ │ │ │ andshi pc, r8, r4, asr #17 │ │ │ │ mvnvs r4, r9, ror r4 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ tstmi r3, #-1879048192 @ 0x90000000 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr9, cr15, {3} │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blls 208f58 <__read_chk@plt+0x1a3b84> │ │ │ │ - blcs aef98 <__read_chk@plt+0x49bc4> │ │ │ │ + blls 208ee8 <__read_chk@plt+0x1a3b14> │ │ │ │ + blcs aef28 <__read_chk@plt+0x49b54> │ │ │ │ tstphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ - blcs 974a8 <__read_chk@plt+0x320d4> │ │ │ │ + blcs 97438 <__read_chk@plt+0x32064> │ │ │ │ mcrge 4, 4, pc, cr9, cr15, {1} @ │ │ │ │ @ instruction: 0xf8d39b0b │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ - blcs a1870 <__read_chk@plt+0x3c49c> │ │ │ │ + blcs a1800 <__read_chk@plt+0x3c42c> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr15, cr15, {1} │ │ │ │ - blcs aefc4 <__read_chk@plt+0x49bf0> │ │ │ │ + blcs aef54 <__read_chk@plt+0x49b80> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr11, cr15, {1} │ │ │ │ - blcs b2fcc <__read_chk@plt+0x4dbf8> │ │ │ │ + blcs b2f5c <__read_chk@plt+0x4db88> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr7, cr15, {1} │ │ │ │ @ instruction: 0x200049b5 │ │ │ │ andsge pc, r8, r4, asr #17 │ │ │ │ mvnvs r4, r9, ror r4 │ │ │ │ and r2, sp, r5, lsl #4 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - stclge 4, cr15, [pc, #508]! @ 95178 <__read_chk@plt+0x2fda4> │ │ │ │ + stclge 4, cr15, [pc, #508]! @ 95108 <__read_chk@plt+0x2fd34> │ │ │ │ ldmibmi r0!, {r2, r3, r5, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xe6774479 │ │ │ │ andcs r4, r5, #2850816 @ 0x2b8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip, #828] @ 0x33c │ │ │ │ + stcl 7, cr15, [r4, #828] @ 0x33c │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ stc2l 0, cr15, [lr], #-440 @ 0xfffffe48 │ │ │ │ @ instruction: 0xf12c4640 │ │ │ │ ldrbmi pc, [r0], -r7, lsl #29 @ │ │ │ │ cdp2 1, 8, cr15, cr4, cr12, {1} │ │ │ │ - blls 24e03c <__read_chk@plt+0x1e8c68> │ │ │ │ + blls 24dfcc <__read_chk@plt+0x1e8bf8> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 3806f0 <__read_chk@plt+0x31b31c> │ │ │ │ + blls 380680 <__read_chk@plt+0x31b2ac> │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ andseq pc, ip, #13828096 @ 0xd30000 │ │ │ │ ssatmi lr, #10, r7, asr #11 │ │ │ │ ldmdbls r5, {r0, r1, r2, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0x46c2ae99 │ │ │ │ eorhi pc, r4, sp, asr #17 │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf8cde4a4 │ │ │ │ @ instruction: 0xf8dd8024 │ │ │ │ stmdals r9, {r5, pc} │ │ │ │ @ instruction: 0xf888f0e9 │ │ │ │ - blls 1ed090 <__read_chk@plt+0x187cbc> │ │ │ │ + blls 1ed020 <__read_chk@plt+0x187c4c> │ │ │ │ ldmdavs fp, {r0, r2, r3, r5, r8, r9, sl, fp, ip, pc} │ │ │ │ svcls 0x002fb103 │ │ │ │ ldmdavs sp!, {r0, r1, r2, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmibmi r2, {r0, r2, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stmda r6, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ teqlt r8, #135266304 @ 0x8100000 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdbge r7, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf9e4f0bf │ │ │ │ teqlt r8, r5, lsl #12 │ │ │ │ @ instruction: 0xf8c09b07 │ │ │ │ @ instruction: 0xf8a0309c │ │ │ │ @@ -48918,35 +48890,35 @@ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ stmdals r7, {r9, sp} │ │ │ │ @ instruction: 0xf0b44611 │ │ │ │ ldmdbls r5, {r0, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xa01cf8dd │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ - blls 340204 <__read_chk@plt+0x2dae30> │ │ │ │ + blls 340194 <__read_chk@plt+0x2dadc0> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmdbls r7, {r0, r1, r2, r4, r6, r9, sl, fp, sp, pc} │ │ │ │ str r4, [r1], #1674 @ 0x68a │ │ │ │ @ instruction: 0xf15420d0 │ │ │ │ - sbcscs pc, r0, #396 @ 0x18c │ │ │ │ + sbcscs pc, r0, #11, 30 @ 0x2c │ │ │ │ strbmi r4, [r9], -r5, lsl #12 │ │ │ │ - stmib r6!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 852f38 <__read_chk@plt+0x7edb64> │ │ │ │ vst2.16 {d20-d21}, [pc :256], r7 │ │ │ │ ldrbtmi r5, [r8], #-896 @ 0xfffffc80 │ │ │ │ adcscc pc, r0, r5, lsr #17 │ │ │ │ - @ instruction: 0xf924f16e │ │ │ │ + @ instruction: 0xf8ccf16e │ │ │ │ ldrb r6, [r2, r8, lsr #2] │ │ │ │ @ instruction: 0x201cf8da │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bls 24058c <__read_chk@plt+0x1db1b8> │ │ │ │ + bls 24051c <__read_chk@plt+0x1db148> │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ umlal sl, r5, r2, lr │ │ │ │ @ instruction: 0x301cf8da │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 380808 <__read_chk@plt+0x31b434> │ │ │ │ + blls 380798 <__read_chk@plt+0x31b3c4> │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ subcc pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r4, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r2, r3, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @@ -48958,106 +48930,106 @@ │ │ │ │ ldmdals r3, {r5, r6, r9, fp, lr} │ │ │ │ stmpl r2, {r0, r2, r3, r6, r8, fp, lr} │ │ │ │ ldmdavs r2, {r0, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf5029105 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ andvs r2, sl, r4, asr #5 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bcs bfeb4 <__read_chk@plt+0x5aae0> │ │ │ │ - bcs 1092bc <__read_chk@plt+0xa3ee8> │ │ │ │ - blge 1bd22f4 <__read_chk@plt+0x1b6cf20> │ │ │ │ + bcs bfe44 <__read_chk@plt+0x5aa70> │ │ │ │ + bcs 10924c <__read_chk@plt+0xa3e78> │ │ │ │ + blge 1bd2284 <__read_chk@plt+0x1b6ceb0> │ │ │ │ @ instruction: 0xf8d39b0b │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7, r9} │ │ │ │ - blge 1a52200 <__read_chk@plt+0x19ece2c> │ │ │ │ + blge 1a52190 <__read_chk@plt+0x19ecdbc> │ │ │ │ @ instruction: 0xf0037e03 │ │ │ │ andsls r0, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf57f075c │ │ │ │ - bmi 14ffe98 <__read_chk@plt+0x149aac4> │ │ │ │ + bmi 14ffe28 <__read_chk@plt+0x149aa54> │ │ │ │ ldrbtmi r4, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorslt sp, r5, r9, ror #2 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldcllt 0, cr15, [r0, #-732] @ 0xfffffd24 │ │ │ │ @ instruction: 0x301cf8da │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ - blcs 976a8 <__read_chk@plt+0x322d4> │ │ │ │ + blcs 97638 <__read_chk@plt+0x32264> │ │ │ │ svcge 0x0000f47f │ │ │ │ @ instruction: 0xf8d8e587 │ │ │ │ - blx fed611b8 <__read_chk@plt+0xfecfbde4> │ │ │ │ + blx fed61148 <__read_chk@plt+0xfecfbd74> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldrb sl, [r9], r3, asr #26 │ │ │ │ eorhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8ddad2f │ │ │ │ mcrls 0, 0, r8, cr12, cr8, {0} │ │ │ │ @ instruction: 0xf8cde741 │ │ │ │ stcge 0, cr8, [sp, #-144]! @ 0xffffff70 │ │ │ │ ldrdhi pc, [r8], -sp @ │ │ │ │ ldr r9, [sl, -ip, lsl #28]! │ │ │ │ eorhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8ddad2f │ │ │ │ cdpls 0, 0, cr8, cr12, cr8, {1} │ │ │ │ - bls 38ee4c <__read_chk@plt+0x329a78> │ │ │ │ + bls 38eddc <__read_chk@plt+0x329a08> │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ - blcs bbdc4 <__read_chk@plt+0x569f0> │ │ │ │ + blcs bbd54 <__read_chk@plt+0x56980> │ │ │ │ stclge 4, cr15, [ip, #252] @ 0xfc │ │ │ │ - bls 567e54 <__read_chk@plt+0x502a80> │ │ │ │ + bls 567de4 <__read_chk@plt+0x502a10> │ │ │ │ stmdavs r0!, {r2, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0bf300c │ │ │ │ stmdavs r0!, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx d51510 <__read_chk@plt+0xcec13c> │ │ │ │ - blls 24e8ac <__read_chk@plt+0x1e94d8> │ │ │ │ + blx d514a0 <__read_chk@plt+0xcec0cc> │ │ │ │ + blls 24e83c <__read_chk@plt+0x1e9468> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrb sl, [r4], #3273 @ 0xcc9 │ │ │ │ @ instruction: 0xffa2f0e8 │ │ │ │ eorvs r2, r8, r0, lsl #6 │ │ │ │ ldr r9, [r6, -r9, lsl #6] │ │ │ │ smlabbls r9, sl, r6, r4 │ │ │ │ - bllt ff3d31c4 <__read_chk@plt+0xff36ddf0> │ │ │ │ + bllt ff3d3154 <__read_chk@plt+0xff36dd80> │ │ │ │ @ instruction: 0xf8929a0b │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ @ instruction: 0xe7dd30f4 │ │ │ │ @ instruction: 0xf8d39b0b │ │ │ │ @ instruction: 0xe78e02b8 │ │ │ │ - bcs bba08 <__read_chk@plt+0x56634> │ │ │ │ + bcs bb998 <__read_chk@plt+0x565c4> │ │ │ │ stcge 4, cr15, [r1, #-508] @ 0xfffffe04 │ │ │ │ stcge 5, cr14, [r4, #-344]! @ 0xfffffea8 │ │ │ │ @ instruction: 0xff86f0e8 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ stcge 6, cr14, [r2, #-76]! @ 0xffffffb4 │ │ │ │ @ instruction: 0xf7cfe7f8 │ │ │ │ - svclt 0x0000ebe0 │ │ │ │ - ldrshteq sl, [r8], -r4 │ │ │ │ - eorseq sl, r8, sl, ror #1 │ │ │ │ + svclt 0x0000ec18 │ │ │ │ + eorseq sl, r8, r4, ror #2 │ │ │ │ + eorseq sl, r8, sl, asr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq pc, fp, r8, lsl r1 @ │ │ │ │ - mulseq fp, r2, r7 │ │ │ │ + andseq pc, fp, ip, lsr #32 │ │ │ │ + andseq sp, fp, r6, lsr #13 │ │ │ │ andeq r1, r0, pc, lsl #12 │ │ │ │ - andseq lr, fp, r2, ror #28 │ │ │ │ + andseq lr, fp, r6, ror sp │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andseq lr, fp, r2, asr sp │ │ │ │ - andseq lr, fp, r8, lsl ip │ │ │ │ - eorseq r9, r8, r0, asr fp │ │ │ │ - @ instruction: 0x001bd1f4 │ │ │ │ - andseq lr, fp, r6, asr #20 │ │ │ │ - andseq lr, fp, ip, ror #21 │ │ │ │ - andseq lr, fp, r4, lsl #22 │ │ │ │ - andseq lr, fp, ip, lsl sl │ │ │ │ - andseq lr, fp, r2, lsl sl │ │ │ │ - andseq sp, fp, sl, lsr #32 │ │ │ │ - andseq lr, fp, lr, lsl #17 │ │ │ │ - andseq lr, fp, r2, ror r9 │ │ │ │ + andseq lr, fp, r6, ror #24 │ │ │ │ + andseq lr, fp, ip, lsr #22 │ │ │ │ + eorseq r9, r8, r0, asr #23 │ │ │ │ + andseq sp, fp, r8, lsl #2 │ │ │ │ + andseq lr, fp, sl, asr r9 │ │ │ │ + andseq lr, fp, r0, lsl #20 │ │ │ │ + andseq lr, fp, r8, lsl sl │ │ │ │ + andseq lr, fp, r0, lsr r9 │ │ │ │ + andseq lr, fp, r6, lsr #18 │ │ │ │ + andseq ip, fp, lr, lsr pc │ │ │ │ + andseq lr, fp, r2, lsr #15 │ │ │ │ + andseq lr, fp, r6, lsl #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r9, r8, lr, ror #14 │ │ │ │ + ldrsbteq r9, [r8], -lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ addslt r4, r3, r9, ror sp │ │ │ │ ldmdbmi r9!, {r2, r3, r9, sl, lr}^ │ │ │ │ movwcs r4, #1149 @ 0x47d │ │ │ │ @@ -49091,18 +49063,18 @@ │ │ │ │ andslt pc, r8, r1, asr #17 │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ ldrtmi r6, [fp], -fp, lsl #5 │ │ │ │ stmdage r8, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ssatmi r4, #9, pc, asr #12 @ │ │ │ │ subvs r4, sl, #162529280 @ 0x9b00000 │ │ │ │ subs r9, r0, r5, lsl #12 │ │ │ │ - @ instruction: 0xffe0f16d │ │ │ │ + @ instruction: 0xff88f16d │ │ │ │ @ instruction: 0xf8d89b0b │ │ │ │ mlsvs r8, ip, r0, r2 │ │ │ │ - bvs fe72d778 <__read_chk@plt+0xfe6c83a4> │ │ │ │ + bvs fe72d708 <__read_chk@plt+0xfe6c8334> │ │ │ │ ldrdeq lr, [r9, -r4] │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ stmib r3, {r1, r2, r5, r9, fp, sp, lr}^ │ │ │ │ stmdbls r5, {r0, r1, r2, r9, sl, ip} │ │ │ │ andeq lr, r9, #3194880 @ 0x30c000 │ │ │ │ orrsvs r2, pc, r4, lsl #4 │ │ │ │ stmib r3, {r1, r3, r4, r6, r8, pc}^ │ │ │ │ @@ -49111,42 +49083,42 @@ │ │ │ │ svclt 0x00084542 │ │ │ │ tstls r5, r9, lsl r6 │ │ │ │ @ instruction: 0xf7f84658 │ │ │ │ @ instruction: 0xf8d8fe15 │ │ │ │ @ instruction: 0xf8dd0010 │ │ │ │ stmdacs r0, {r2, r3, r5, sp, pc} │ │ │ │ strbmi fp, [r8], -r8, lsl #30 │ │ │ │ - @ instruction: 0xffb8f16d │ │ │ │ + @ instruction: 0xff60f16d │ │ │ │ @ instruction: 0xf8ca9a0b │ │ │ │ - bvs fe4d536c <__read_chk@plt+0xfe46ff98> │ │ │ │ + bvs fe4d52fc <__read_chk@plt+0xfe46ff28> │ │ │ │ movweq lr, #35284 @ 0x89d4 │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmib r2, {r1, r2, r5, r7, r9, fp, sp, lr}^ │ │ │ │ ldrbmi r6, [r8], -r7 │ │ │ │ smlabtcc r9, r2, r9, lr │ │ │ │ orrsvs r2, r7, r8, lsl #2 │ │ │ │ @ instruction: 0xf7f88151 │ │ │ │ - bls 394b60 <__read_chk@plt+0x32f78c> │ │ │ │ + bls 394af0 <__read_chk@plt+0x32f71c> │ │ │ │ ldmib r4, {r1, r3, r5, r8, r9, sp, lr}^ │ │ │ │ - bvs fe9d93a4 <__read_chk@plt+0xfe973fd0> │ │ │ │ + bvs fe9d9334 <__read_chk@plt+0xfe973f60> │ │ │ │ smlabtpl r7, r2, r9, lr │ │ │ │ andcs r6, r0, r0, asr r2 │ │ │ │ @ instruction: 0xf8d86a91 │ │ │ │ @ instruction: 0xf04180c4 │ │ │ │ orrsvs r0, r7, r2, lsl #3 │ │ │ │ addsvs r8, r1, #80, 2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbmi sp, [r8], -ip │ │ │ │ stc2l 7, cr15, [r2, #992]! @ 0x3e0 │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ stmdacs r0, {r0, r1, r3, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d8d1a6 │ │ │ │ str r0, [r3, r4]! │ │ │ │ ldr r9, [pc, r5, lsl #6]! │ │ │ │ - blmi b66cd4 <__read_chk@plt+0xb01900> │ │ │ │ + blmi b66c64 <__read_chk@plt+0xb01890> │ │ │ │ stmdage r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x9e05a90c │ │ │ │ @ instruction: 0x46324650 │ │ │ │ andvs pc, r3, r8, asr r8 @ │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ movwls r9, #64262 @ 0xfb06 │ │ │ │ movwls r6, #2211 @ 0x8a3 │ │ │ │ @@ -49154,15 +49126,15 @@ │ │ │ │ strls r6, [lr, #-2147] @ 0xfffff79d │ │ │ │ ldmdavs r5!, {r4, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xff20f7f8 │ │ │ │ eorsvs r9, r5, r7, lsl #20 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ - bmi 7af880 <__read_chk@plt+0x74a4ac> │ │ │ │ + bmi 7af810 <__read_chk@plt+0x74a43c> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r3, sp, lsl r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf5009306 │ │ │ │ @@ -49170,216 +49142,216 @@ │ │ │ │ @ instruction: 0xf8d3e748 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, r9} │ │ │ │ svcge 0x0044f43f │ │ │ │ stmdbcs r0, {r1, r3, r9, sl, lr} │ │ │ │ svcge 0x0040f43f │ │ │ │ ldrbeq r7, [r9, -r3, lsl #28] │ │ │ │ @ instruction: 0xf003d405 │ │ │ │ - blx 156046 <__read_chk@plt+0xf0c72> │ │ │ │ + blx 155fd6 <__read_chk@plt+0xf0c02> │ │ │ │ andls pc, r6, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf0b7e736 │ │ │ │ strtmi pc, [r8], -r3, asr #23 │ │ │ │ @ instruction: 0xf7cfe7d7 │ │ │ │ - svclt 0x0000eab6 │ │ │ │ - eorseq r9, r8, r0, lsl r6 │ │ │ │ + svclt 0x0000eaee │ │ │ │ + eorseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r8, r2, lsl #12 │ │ │ │ + eorseq r9, r8, r2, ror r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0xfffff203 │ │ │ │ - andseq lr, fp, r6, lsl r6 │ │ │ │ + andseq lr, fp, sl, lsr #10 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - eorseq r9, r8, r2, lsl #9 │ │ │ │ + ldrshteq r9, [r8], -r2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff4d37b4 <__read_chk@plt+0xff46e3e0> │ │ │ │ + bleq ff4d3744 <__read_chk@plt+0xff46e370> │ │ │ │ @ instruction: 0xf2ad4a59 │ │ │ │ - blmi 16e88dc <__read_chk@plt+0x1683508> │ │ │ │ + blmi 16e886c <__read_chk@plt+0x1683498> │ │ │ │ @ instruction: 0xf8d1447a │ │ │ │ svcmi 0x00588000 │ │ │ │ - ldrbtmi r5, [pc], #-2259 @ 95498 <__read_chk@plt+0x300c4> │ │ │ │ + ldrbtmi r5, [pc], #-2259 @ 95428 <__read_chk@plt+0x30054> │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f340c │ │ │ │ @ instruction: 0xf8d80300 │ │ │ │ - blcs a1598 <__read_chk@plt+0x3c1c4> │ │ │ │ + blcs a1528 <__read_chk@plt+0x3c154> │ │ │ │ ldmdavs lr, {r1, r3, r5, r6, ip, lr, pc}^ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ - blcs 1f73580 <__read_chk@plt+0x1f0e1ac> │ │ │ │ + blcs 1f73510 <__read_chk@plt+0x1f0e13c> │ │ │ │ @ instruction: 0x4631d074 │ │ │ │ ldrtmi sl, [r0], -r3, lsl #28 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ - ldcl 7, cr15, [r4, #828]! @ 0x33c │ │ │ │ + cdp 7, 2, cr15, cr12, cr15, {6} │ │ │ │ ldrtmi r4, [r0], -ip, asr #18 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8864479 │ │ │ │ @ instruction: 0xf7cf93ff │ │ │ │ - tstlt r8, sl, lsl fp │ │ │ │ + tstlt r8, r2, asr fp │ │ │ │ andls pc, r0, r0, lsl #17 │ │ │ │ ldrsbtcc pc, [ip], -r8 @ │ │ │ │ ldmib r3, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ tstlt r1, r2, lsl #4 │ │ │ │ stmib sp, {r0, r3, r6, r7, fp, sp, lr}^ │ │ │ │ cdpge 1, 0, cr6, cr2, cr0, {0} │ │ │ │ strtmi r4, [r8], -r2, asr #18 │ │ │ │ @ instruction: 0xf0034479 │ │ │ │ @ instruction: 0x4601faff │ │ │ │ stmdacs r0, {r4, r5, sp, lr} │ │ │ │ stmdavs r3!, {r1, r2, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0x8010f8d3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bmi fc967c <__read_chk@plt+0xf642a8> │ │ │ │ + bmi fc960c <__read_chk@plt+0xf64238> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ cmple r3, r0, lsl #20 │ │ │ │ @ instruction: 0x5014f8d8 │ │ │ │ @ instruction: 0xf9b06bd8 │ │ │ │ stccs 0, cr7, [r0, #-640] @ 0xfffffd80 │ │ │ │ @ instruction: 0xf855d044 │ │ │ │ - bl 1d55c8 <__read_chk@plt+0x1701f4> │ │ │ │ + bl 1d5558 <__read_chk@plt+0x170184> │ │ │ │ smlalbblt r0, r0, r7, r5 @ │ │ │ │ - ldcl 7, cr15, [r0, #-828]! @ 0xfffffcc4 │ │ │ │ + stc 7, cr15, [r8, #828]! @ 0x33c │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ strtmi sp, [r8], -sp, asr #32 │ │ │ │ - blx 1fd1a92 <__read_chk@plt+0x1f6c6be> │ │ │ │ + blx 9d1a22 <__read_chk@plt+0x96c64e> │ │ │ │ eorvs r6, r9, r1, lsr r8 │ │ │ │ stmdbmi pc!, {r8, sl, sp} @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-53 @ 0xffffffcb │ │ │ │ - b febd3490 <__read_chk@plt+0xfeb6e0bc> │ │ │ │ + b ff9d3420 <__read_chk@plt+0xff96e04c> │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf98ef06e │ │ │ │ ldmdavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ stmib r3, {r0, r1, r3, r4, sl, fp, sp, lr}^ │ │ │ │ - bllt 937184 <__read_chk@plt+0x8d1db0> │ │ │ │ + bllt 937114 <__read_chk@plt+0x8d1d40> │ │ │ │ and r2, r8, pc │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - bmi 8dd584 <__read_chk@plt+0x8781b0> │ │ │ │ + bmi 8dd514 <__read_chk@plt+0x878140> │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strcc pc, [ip], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ ldcmi 2, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0x4630217d │ │ │ │ - cdp 7, 10, cr15, cr6, cr15, {6} │ │ │ │ + cdp 7, 13, cr15, cr14, cr15, {6} │ │ │ │ addle r2, r4, r0, lsl #16 │ │ │ │ str r1, [r2, r6, asr #24] │ │ │ │ stmib r3, {r0, r1, r3, r4, sl, fp, sp, lr}^ │ │ │ │ ldrtmi r8, [r0], -r6, lsl #14 │ │ │ │ - blx 1051b0e <__read_chk@plt+0xfec73a> │ │ │ │ + blx ffa51a9c <__read_chk@plt+0xff9ec6c8> │ │ │ │ strb r2, [r0, pc]! │ │ │ │ @ instruction: 0x501cf8d8 │ │ │ │ - blmi 50f470 <__read_chk@plt+0x4aa09c> │ │ │ │ + blmi 50f400 <__read_chk@plt+0x4aa02c> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf954f06e │ │ │ │ stmdbmi lr, {r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 1a5351c <__read_chk@plt+0x19ee148> │ │ │ │ + b fe8534ac <__read_chk@plt+0xfe7ee0d8> │ │ │ │ strmi r4, [r3], -r9, asr #12 │ │ │ │ @ instruction: 0xf7cfe7b8 │ │ │ │ - svclt 0x0000e9ea │ │ │ │ - ldrshteq r9, [r8], -r8 │ │ │ │ + svclt 0x0000ea22 │ │ │ │ + eorseq r9, r8, r8, ror #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r8, lr, ror #7 │ │ │ │ - ldrshteq r4, [r1], -r8 │ │ │ │ - @ instruction: 0x001be5b8 │ │ │ │ + eorseq r9, r8, lr, asr r4 │ │ │ │ + ldrshteq r4, [r1], -ip │ │ │ │ + andseq lr, fp, ip, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq lr, fp, r2, ror r5 │ │ │ │ - ldrshteq r9, [r8], -lr │ │ │ │ - andseq lr, fp, r2, lsl r5 │ │ │ │ - @ instruction: 0x001be4da │ │ │ │ + andseq lr, fp, r6, lsl #9 │ │ │ │ + eorseq r9, r8, lr, ror #6 │ │ │ │ + andseq lr, fp, r6, lsr #8 │ │ │ │ + andseq lr, fp, lr, ror #7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [pc], -r3, lsl #1 │ │ │ │ andcs r4, r0, #1130496 @ 0x114000 │ │ │ │ andls r4, r0, #70656 @ 0x11400 │ │ │ │ - bmi 11e6818 <__read_chk@plt+0x1181444> │ │ │ │ + bmi 11e67a8 <__read_chk@plt+0x11813d4> │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0x209cf8d7 │ │ │ │ subsle r2, sl, r0, lsl #20 │ │ │ │ ldmdapl lr, {r6, r8, fp, lr}^ │ │ │ │ - blcs af71c <__read_chk@plt+0x4a348> │ │ │ │ + blcs af6ac <__read_chk@plt+0x4a2d8> │ │ │ │ @ instruction: 0xf8d2d166 │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ eorle r0, r9, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x46c8b333 │ │ │ │ andcs r4, r0, fp, asr #12 │ │ │ │ svcmi 0x0004f853 │ │ │ │ stccs 0, cr3, [r0], {1} │ │ │ │ stmdacs r1, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ addeq sp, r0, r9, lsl r0 │ │ │ │ - mrrc2 1, 5, pc, r6, cr4 @ │ │ │ │ + blx 51b5e │ │ │ │ @ instruction: 0xf8d94605 │ │ │ │ strls r0, [r0, #-0] │ │ │ │ @ instruction: 0xf9b7b160 │ │ │ │ adcmi r3, r3, #160 @ 0xa0 │ │ │ │ @ instruction: 0xf16dd003 │ │ │ │ - @ instruction: 0xf845fe19 │ │ │ │ + @ instruction: 0xf845fdc1 │ │ │ │ @ instruction: 0xf8580b04 │ │ │ │ strcc r0, [r1], #-3844 @ 0xfffff0fc │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x209cf8d7 │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ ldmdavs r3!, {r1, r3, r6, r8, r9, ip, sp, pc} │ │ │ │ cmple r0, r0, lsl #22 │ │ │ │ ldreq pc, [r4], -r2, lsl #2 │ │ │ │ @ instruction: 0xf0e84630 │ │ │ │ - bls d4ad0 <__read_chk@plt+0x6f6fc> │ │ │ │ + bls d4a60 <__read_chk@plt+0x6f68c> │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ eorsle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf8522300 │ │ │ │ ldrmi r1, [r8], -r4, lsl #30 │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, sp} │ │ │ │ strdcc sp, [r2], -r9 │ │ │ │ @ instruction: 0xf1540080 │ │ │ │ - eorsvs pc, r0, r7, lsr #24 │ │ │ │ + eorsvs pc, r0, pc, asr #23 │ │ │ │ strmi r9, [r5], -r0, lsl #22 │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ @ instruction: 0xf16d2400 │ │ │ │ - blls d4ea0 <__read_chk@plt+0x6facc> │ │ │ │ + blls d4cd0 <__read_chk@plt+0x6f8fc> │ │ │ │ strcc r5, [r4], #-296 @ 0xfffffed8 │ │ │ │ ldmdbpl r8, {r0, r2, r4, r5, fp, sp, lr} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ movwcs r4, #1061 @ 0x425 │ │ │ │ strbtmi r6, [r8], -fp, lsr #32 │ │ │ │ stc2l 0, cr15, [r0], #928 @ 0x3a0 │ │ │ │ - blmi 4a7f50 <__read_chk@plt+0x442b7c> │ │ │ │ + blmi 4a7ee0 <__read_chk@plt+0x442b0c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ef778 <__read_chk@plt+0x8a3a4> │ │ │ │ + blls ef708 <__read_chk@plt+0x8a334> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r1, r0, lsl #6 │ │ │ │ andlt r2, r3, r1 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0x901cf8d2 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d003 │ │ │ │ - blcs a1730 <__read_chk@plt+0x3c35c> │ │ │ │ + blcs a16c0 <__read_chk@plt+0x3c2ec> │ │ │ │ @ instruction: 0xf102d197 │ │ │ │ @ instruction: 0xe7bd061c │ │ │ │ strb r2, [ip, r4] │ │ │ │ - ldmdb lr!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, r8, r4, asr r2 │ │ │ │ - eorseq r9, r8, r0, asr r2 │ │ │ │ + ldmdb r6!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r9, r8, r4, asr #5 │ │ │ │ + eorseq r9, r8, r0, asr #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r9, r8, ip, ror r1 │ │ │ │ + eorseq r9, r8, ip, ror #3 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febec95c <__read_chk@plt+0xfeb87588> │ │ │ │ + bl febec8ec <__read_chk@plt+0xfeb87518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 15586c4 <__read_chk@plt+0x14f32f0> │ │ │ │ + bmi 1558654 <__read_chk@plt+0x14f3280> │ │ │ │ ldcmi 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ ldrbtmi r4, [sl], #-2898 @ 0xfffff4ae │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strcc pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdbvs sl, {r0, r1, r3, fp, sp, lr} │ │ │ │ rsble r2, pc, r0, lsl #20 │ │ │ │ @@ -49392,53 +49364,53 @@ │ │ │ │ strle r0, [r5, #-1609] @ 0xfffff9b7 │ │ │ │ @ instruction: 0x109cf8d3 │ │ │ │ @ instruction: 0x309cf8d2 │ │ │ │ @ instruction: 0xd0744299 │ │ │ │ andcs r4, r5, #1097728 @ 0x10c000 │ │ │ │ stcge 0, cr2, [r3], {-0} │ │ │ │ @ instruction: 0x26004479 │ │ │ │ - ldmdb sl!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r2!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ strtmi r9, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7cf2201 │ │ │ │ - rsbcs lr, lr, #132, 22 @ 0x21000 │ │ │ │ + rsbcs lr, lr, #188, 22 @ 0x2f000 │ │ │ │ strtmi r2, [r0], -r1, lsl #6 │ │ │ │ ldrmi r9, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0xf88d4633 │ │ │ │ @ instruction: 0xf04a640b │ │ │ │ ldmdacs r9!, {r0, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi r5!, {r1, r3, r4, ip, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7cf4479 │ │ │ │ - andcs lr, r3, #1540096 @ 0x178000 │ │ │ │ + andcs lr, r3, #2457600 @ 0x258000 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf06e2004 │ │ │ │ andcs pc, r0, pc, lsr r8 @ │ │ │ │ - blmi ba80c0 <__read_chk@plt+0xb42cec> │ │ │ │ + blmi ba8050 <__read_chk@plt+0xb42c7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ vrhadd.s8 , , q5 │ │ │ │ ldcllt 13, cr4, [r0, #80]! @ 0x50 │ │ │ │ - blvs ff4ef8c8 <__read_chk@plt+0xff48a4f4> │ │ │ │ + blvs ff4ef858 <__read_chk@plt+0xff48a484> │ │ │ │ ldmdbvs r0, {r0, r1, r4, sl, fp, sp, lr} │ │ │ │ ldrdmi pc, [r4], #129 @ 0x81 │ │ │ │ strhtcs pc, [r0], r1 @ │ │ │ │ @ instruction: 0x61da6198 │ │ │ │ @ instruction: 0xf8d4b1f4 │ │ │ │ addsmi r2, r0, #156 @ 0x9c │ │ │ │ stmib r3, {r0, ip, lr, pc}^ │ │ │ │ ldrtmi r2, [r8], -r6, lsl #12 │ │ │ │ mcr2 7, 7, pc, cr8, cr15, {7} @ │ │ │ │ andcs r4, r5, #507904 @ 0x7c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb lr!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r6!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf810f06e │ │ │ │ strb r2, [pc, pc] │ │ │ │ andcs r4, r3, #25600 @ 0x6400 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf06e447b │ │ │ │ @@ -49450,91 +49422,91 @@ │ │ │ │ sbcsle r2, ip, r0, lsl #20 │ │ │ │ @ instruction: 0x009cf8d2 │ │ │ │ strhtcs pc, [r0], r2 @ │ │ │ │ andeq lr, r6, #3194880 @ 0x30c000 │ │ │ │ stmdbmi lr, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7cf4479 │ │ │ │ - andcs lr, r3, #8, 18 @ 0x20000 │ │ │ │ + andcs lr, r3, #64, 18 @ 0x100000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf06d2005 │ │ │ │ str pc, [r8, r9, ror #31]! │ │ │ │ - stm r6, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, r8, sl, lsl r1 │ │ │ │ + ldm lr!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r9, r8, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001be3b8 │ │ │ │ - @ instruction: 0x001be3bc │ │ │ │ - eorseq r9, r8, r0, lsl #1 │ │ │ │ - andseq lr, fp, sl, asr #6 │ │ │ │ - andseq lr, fp, r0, lsr #5 │ │ │ │ - mulseq fp, ip, r2 │ │ │ │ + andseq lr, fp, ip, asr #5 │ │ │ │ + @ instruction: 0x001be2d0 │ │ │ │ + ldrshteq r9, [r8], -r0 │ │ │ │ + andseq lr, fp, lr, asr r2 │ │ │ │ + @ instruction: 0x001be1b4 │ │ │ │ + @ instruction: 0x001be1b0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ - bmi 14a7140 <__read_chk@plt+0x1441d6c> │ │ │ │ - blmi 14a734c <__read_chk@plt+0x1441f78> │ │ │ │ + bmi 14a70d0 <__read_chk@plt+0x1441cfc> │ │ │ │ + blmi 14a72dc <__read_chk@plt+0x1441f08> │ │ │ │ addlt r4, r3, sl, ror r4 │ │ │ │ teqphi ip, pc @ @ p-variant is OBSOLETE │ │ │ │ strbmi r4, [sp], -sl, lsl #13 │ │ │ │ ldmpl r3, {r2, r3, r6, r9, sl, lr}^ │ │ │ │ mcrls 4, 0, r4, cr12, cr8, {7} │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ adcmi sp, lr, #1073741851 @ 0x4000001b │ │ │ │ strcc sp, [r2], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xf15400a0 │ │ │ │ - strmi pc, [r4], -r9, lsl #22 │ │ │ │ + @ instruction: 0x4604fab1 │ │ │ │ strls r4, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ - ldc2l 1, cr15, [r2], {109} @ 0x6d │ │ │ │ + ldc2l 1, cr15, [sl], #-436 @ 0xfffffe4c │ │ │ │ @ instruction: 0xf8dd1c6b │ │ │ │ strcs sl, [r0, #-0] │ │ │ │ eoreq pc, r6, r4, asr #16 │ │ │ │ eorpl pc, r3, sl, asr #16 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ cmplt pc, #1073741839 @ 0x4000000f │ │ │ │ @ instruction: 0xf8584b3d │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ cmnle r6, r0, lsl #22 │ │ │ │ @ instruction: 0x46383714 │ │ │ │ - blx fefd1cee <__read_chk@plt+0xfef6c91a> │ │ │ │ + blx fefd1c7e <__read_chk@plt+0xfef6c8aa> │ │ │ │ mvnslt r9, r0, lsl #20 │ │ │ │ - blcs af9a0 <__read_chk@plt+0x4a5cc> │ │ │ │ + blcs af930 <__read_chk@plt+0x4a55c> │ │ │ │ movwcs sp, #95 @ 0x5f │ │ │ │ svcne 0x0004f852 │ │ │ │ movwcc r4, #5656 @ 0x1618 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ addeq r3, r0, r2 │ │ │ │ - blx ff851ebc <__read_chk@plt+0xff7ecae8> │ │ │ │ + blx fe251e4c <__read_chk@plt+0xfe1eca78> │ │ │ │ strmi r9, [r5], -r0, lsl #22 │ │ │ │ ldmdavs r8, {r3, r4, r5, sp, lr} │ │ │ │ strcs fp, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - stc2 1, cr15, [r4], #436 @ 0x1b4 │ │ │ │ + mcrr2 1, 6, pc, ip, cr13 @ │ │ │ │ @ instruction: 0x51289b00 │ │ │ │ ldmdavs sp!, {r2, sl, ip, sp} │ │ │ │ stmdacs r0, {r3, r4, r8, fp, ip, lr} │ │ │ │ strtmi sp, [r5], #-502 @ 0xfffffe0a │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ @ instruction: 0xf0e84668 │ │ │ │ mulcs r1, r7, fp │ │ │ │ - blmi 968234 <__read_chk@plt+0x902e60> │ │ │ │ + blmi 9681c4 <__read_chk@plt+0x902df0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls efa0c <__read_chk@plt+0x8a638> │ │ │ │ + blls ef99c <__read_chk@plt+0x8a5c8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r8, r0, lsl #6 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d98ff0 │ │ │ │ stmdacs r0, {} @ │ │ │ │ @ instruction: 0x462cd0bd │ │ │ │ @ instruction: 0xf8dde001 │ │ │ │ adcmi sl, r6, #0 │ │ │ │ @ instruction: 0xf045bf08 │ │ │ │ @ instruction: 0xf16d0501 │ │ │ │ - bl 214bbc <__read_chk@plt+0x1af7e8> │ │ │ │ + bl 2149ec <__read_chk@plt+0x1af618> │ │ │ │ strcc r0, [r1], #-2820 @ 0xfffff4fc │ │ │ │ eoreq pc, fp, sl, asr #16 │ │ │ │ svceq 0x0004f859 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xd1a92f00 │ │ │ │ @ instruction: 0xf8d9e7d4 │ │ │ │ @ instruction: 0xb1b55000 │ │ │ │ @@ -49546,22 +49518,22 @@ │ │ │ │ andcs r4, r4, sp, lsl #22 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ @ instruction: 0xf06d447b │ │ │ │ andcs pc, r0, r7, lsr pc @ │ │ │ │ ldrcc lr, [ip, -r2, asr #15] │ │ │ │ mulcs r4, r7, r7 │ │ │ │ strtmi lr, [ip], -r6, lsr #15 │ │ │ │ - @ instruction: 0xf7cee775 │ │ │ │ - svclt 0x0000efce │ │ │ │ - mlaseq r8, ip, pc, r8 @ │ │ │ │ + @ instruction: 0xf7cfe775 │ │ │ │ + svclt 0x0000e806 │ │ │ │ + eorseq r9, r8, ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r8, ip, lsl #31 │ │ │ │ + ldrshteq r8, [r8], -ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r8, r8, r8, ror #29 │ │ │ │ - @ instruction: 0x001be1b8 │ │ │ │ + eorseq r8, r8, r8, asr pc │ │ │ │ + andseq lr, fp, ip, asr #1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [pc], -r4, lsl #1 │ │ │ │ movwcs r4, #2366 @ 0x93e │ │ │ │ @ instruction: 0x46064a3e │ │ │ │ @@ -49585,146 +49557,146 @@ │ │ │ │ @ instruction: 0x461ab134 │ │ │ │ @ instruction: 0xf8522400 │ │ │ │ strcc r5, [r1], #-3844 @ 0xfffff0fc │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ @ instruction: 0x46424630 │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ strmi pc, [r5], -sp, lsl #30 │ │ │ │ - bllt fffac4 <__read_chk@plt+0xf9a6f0> │ │ │ │ - @ instruction: 0xf8bcf154 │ │ │ │ + bllt fffa54 <__read_chk@plt+0xf9a680> │ │ │ │ + @ instruction: 0xf864f154 │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - svc 0x00f0f7ce │ │ │ │ + stmda r8!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ cdp2 0, 13, cr15, cr2, cr13, {3} │ │ │ │ - bmi 91dadc <__read_chk@plt+0x8b8708> │ │ │ │ + bmi 91da6c <__read_chk@plt+0x8b8698> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, fp, lsr #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ @ instruction: 0xf506e7cd │ │ │ │ @ instruction: 0xf8965640 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860320 │ │ │ │ @ instruction: 0xe7e530f4 │ │ │ │ - @ instruction: 0xf894f154 │ │ │ │ + @ instruction: 0xf83cf154 │ │ │ │ ldmdbmi r5, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-3099 @ 0xfffff3e5 │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ @ instruction: 0xf7ce61dc │ │ │ │ - andcs lr, r3, #196, 30 @ 0x310 │ │ │ │ + andcs lr, r3, #252, 30 @ 0x3f0 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf06d2004 │ │ │ │ andcs pc, pc, r5, lsr #29 │ │ │ │ - blmi 40fa7c <__read_chk@plt+0x3aa6a8> │ │ │ │ + blmi 40fa0c <__read_chk@plt+0x3aa638> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ cdp2 0, 9, cr15, cr12, cr13, {3} │ │ │ │ @ instruction: 0xf7cee7c8 │ │ │ │ - svclt 0x0000ef3a │ │ │ │ - eorseq r8, r8, ip, lsr #28 │ │ │ │ + svclt 0x0000ef72 │ │ │ │ + mlaseq r8, ip, lr, r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r8, r2, lsr #28 │ │ │ │ - andseq lr, fp, r4, ror r1 │ │ │ │ + mlaseq r8, r2, lr, r8 │ │ │ │ + andseq lr, fp, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq lr, fp, sl, asr #2 │ │ │ │ - eorseq r8, r8, r6, lsr #27 │ │ │ │ - andseq lr, fp, r2, lsl r1 │ │ │ │ - andseq lr, fp, sl, lsr #1 │ │ │ │ + andseq lr, fp, lr, asr r0 │ │ │ │ + eorseq r8, r8, r6, lsl lr │ │ │ │ + andseq lr, fp, r6, lsr #32 │ │ │ │ + @ instruction: 0x001bdfbe │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 8, cr15, cr8, cr12, {6} │ │ │ │ sbcslt r4, r5, r2, ror #21 │ │ │ │ ldrbtmi r4, [sl], #-3042 @ 0xfffff41e │ │ │ │ ldrbtmi r4, [sp], #-3554 @ 0xfffff21e │ │ │ │ stmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ cmpls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blcs b0ae8 <__read_chk@plt+0x4b714> │ │ │ │ + blcs b0a78 <__read_chk@plt+0x4b6a4> │ │ │ │ ldmdbvs r2, {r0, r2, r5, r6, ip, lr, pc} │ │ │ │ rsble r2, r2, r0, lsl #20 │ │ │ │ strmi r4, [r7], -lr, lsl #12 │ │ │ │ eorsne lr, r1, #3457024 @ 0x34c000 │ │ │ │ suble r2, fp, r0, lsl #20 │ │ │ │ ldrhtcs pc, [r0], r2 @ │ │ │ │ strble r0, [r7], #-1232 @ 0xfffffb30 │ │ │ │ @ instruction: 0xf1000754 │ │ │ │ @ instruction: 0xf10d80fc │ │ │ │ - bmi ff5d7c24 <__read_chk@plt+0xff572850> │ │ │ │ - beq 1e11d04 <__read_chk@plt+0x1dac930> │ │ │ │ - bleq 1e11d08 <__read_chk@plt+0x1dac934> │ │ │ │ + bmi ff5d7bb4 <__read_chk@plt+0xff5727e0> │ │ │ │ + beq 1e11c94 <__read_chk@plt+0x1dac8c0> │ │ │ │ + bleq 1e11c98 <__read_chk@plt+0x1dac8c4> │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c8ab06 │ │ │ │ - bmi ff4ddbf8 <__read_chk@plt+0xff478824> │ │ │ │ + bmi ff4ddb88 <__read_chk@plt+0xff4787b4> │ │ │ │ @ instruction: 0xf8c8447a │ │ │ │ stmdbcs r0, {r2, r3, sp} │ │ │ │ mrshi pc, (UNDEF: 10) @ │ │ │ │ ldrhtcs pc, [r0], r1 @ │ │ │ │ @ instruction: 0xf10004d1 │ │ │ │ @ instruction: 0xf8b38105 │ │ │ │ @ instruction: 0x075c30b0 │ │ │ │ rscshi pc, sp, r0, lsl #2 │ │ │ │ andcs r4, r5, #205824 @ 0x32400 │ │ │ │ andcs r4, r0, r9, asr #19 │ │ │ │ @ instruction: 0xf8c8447b │ │ │ │ - blmi ff2a1c68 <__read_chk@plt+0xff23c894> │ │ │ │ + blmi ff2a1bf8 <__read_chk@plt+0xff23c824> │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf04f0a64 │ │ │ │ ldrbtmi r0, [fp], #-2916 @ 0xfffff49c │ │ │ │ - blge 35034c <__read_chk@plt+0x2eaf78> │ │ │ │ + blge 3502dc <__read_chk@plt+0x2eaf08> │ │ │ │ andscc pc, ip, r8, asr #17 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ eorcc pc, r0, r8, asr #17 │ │ │ │ - svc 0x0042f7ce │ │ │ │ + svc 0x007af7ce │ │ │ │ ldrdls pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1b94604 │ │ │ │ @ instruction: 0xf0000f75 │ │ │ │ @ instruction: 0xf8df8156 │ │ │ │ @ instruction: 0xf04fb2f4 │ │ │ │ @ instruction: 0xf8df0975 │ │ │ │ ldrbtmi sl, [fp], #752 @ 0x2f0 │ │ │ │ @ instruction: 0xe11b44fa │ │ │ │ @ instruction: 0xf8b1b119 │ │ │ │ ldrbeq r2, [r1], #176 @ 0xb0 │ │ │ │ ldmibmi r8!, {r1, r3, r4, r8, sl, ip, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7ce2000 │ │ │ │ - andcs lr, r3, #40, 30 @ 0xa0 │ │ │ │ + andcs lr, r3, #96, 30 @ 0x180 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf06d2004 │ │ │ │ andcs pc, r0, r9, lsl #28 │ │ │ │ - blmi feaa8738 <__read_chk@plt+0xfea43364> │ │ │ │ + blmi feaa86c8 <__read_chk@plt+0xfea432f4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 156fce0 <__read_chk@plt+0x150a90c> │ │ │ │ + blls 156fc70 <__read_chk@plt+0x150a89c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ subslt r8, r5, lr, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrhtcc pc, [r0], r3 @ │ │ │ │ strle r0, [r2, #-1881] @ 0xfffff8a7 │ │ │ │ @ instruction: 0xf1000653 │ │ │ │ @ instruction: 0xf10d80a0 │ │ │ │ rsbcs r0, r4, #24, 16 @ 0x180000 │ │ │ │ stmib sp, {r2, r5, r6, r8, r9, sp}^ │ │ │ │ - blmi fea1e8bc <__read_chk@plt+0xfe9b94e8> │ │ │ │ + blmi fea1e84c <__read_chk@plt+0xfe9b9478> │ │ │ │ stmibmi r6!, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ andcc pc, r8, r8, asr #17 │ │ │ │ ldrbtmi r4, [r9], #-2980 @ 0xfffff45c │ │ │ │ @ instruction: 0xf8c8447b │ │ │ │ @ instruction: 0xf04f300c │ │ │ │ @ instruction: 0xf8c833ff │ │ │ │ @ instruction: 0xf7ce3010 │ │ │ │ - @ instruction: 0xf8d8eef4 │ │ │ │ + @ instruction: 0xf8d8ef2c │ │ │ │ strmi r3, [r4], -r0 │ │ │ │ @ instruction: 0xf0002b75 │ │ │ │ @ instruction: 0xf8df8113 │ │ │ │ @ instruction: 0xf04fb274 │ │ │ │ ldrbtmi r0, [fp], #2404 @ 0x964 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b64 │ │ │ │ @@ -49732,15 +49704,15 @@ │ │ │ │ ldrbtmi sl, [sl], #612 @ 0x264 │ │ │ │ vst1.16 {d20-d22}, [pc :64], r0 │ │ │ │ stmib sp, {r7, r8, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xac134b00 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ andge lr, r2, sp, asr #19 │ │ │ │ @ instruction: 0xf7cf4620 │ │ │ │ - @ instruction: 0xf507e8e8 │ │ │ │ + @ instruction: 0xf507e920 │ │ │ │ strtmi r5, [r0], -r0, asr #2 │ │ │ │ strbmi r4, [r2], -fp, asr #12 │ │ │ │ addgt pc, r0, #13697024 @ 0xd10000 │ │ │ │ @ instruction: 0xf88d2100 │ │ │ │ @ instruction: 0xf8dc114b │ │ │ │ stmib sp, {r2, r3, lr}^ │ │ │ │ rsbmi r1, r1, #1073741824 @ 0x40000000 │ │ │ │ @@ -49754,33 +49726,33 @@ │ │ │ │ @ instruction: 0x109cf8d9 │ │ │ │ @ instruction: 0x809cf8d2 │ │ │ │ strht pc, [r0], r9 @ │ │ │ │ @ instruction: 0xf0004541 │ │ │ │ stmdbcs r0, {r0, r5, r7, pc} │ │ │ │ addhi pc, r3, r0 │ │ │ │ stmiapl fp!, {r0, r2, r3, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ - blcs afdcc <__read_chk@plt+0x4a9f8> │ │ │ │ + blcs afd5c <__read_chk@plt+0x4a988> │ │ │ │ stmdbvs r9, {r0, r1, r2, r3, r4, r6, r8, ip, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d8d03e │ │ │ │ - blcs a1dc0 <__read_chk@plt+0x3c9ec> │ │ │ │ + blcs a1d50 <__read_chk@plt+0x3c97c> │ │ │ │ ldmdavs ip, {r1, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0x469cb154 │ │ │ │ @ instruction: 0xf85c2200 │ │ │ │ ldrmi r5, [r4], -r4, lsl #30 │ │ │ │ stccs 2, cr3, [r0, #-4] │ │ │ │ stmdacs r4!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ strcs fp, [r1], #-3848 @ 0xfffff0f8 │ │ │ │ eorne pc, lr, r1, asr r8 @ │ │ │ │ ldrtmi r4, [r8], -r2, asr #12 │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi sp!, {r3, r6, r8, ip, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 8, cr15, cr2, cr14, {6} │ │ │ │ + cdp 7, 11, cr15, cr10, cr14, {6} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ stc2l 0, cr15, [r4, #-436]! @ 0xfffffe4c │ │ │ │ @ instruction: 0xf8b3e759 │ │ │ │ @ instruction: 0x065020b0 │ │ │ │ mrcge 5, 7, APSR_nzcv, cr15, cr15, {3} │ │ │ │ @ instruction: 0xf8b1b149 │ │ │ │ @@ -49797,47 +49769,47 @@ │ │ │ │ ldrmi r2, [ip], -r0, lsl #6 │ │ │ │ ldrbeq lr, [r0], -ip, asr #15 │ │ │ │ svcge 0x0000f57f │ │ │ │ andcs r4, r5, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r3, [r9], #-1023 @ 0xfffffc01 │ │ │ │ andscc pc, r0, r8, asr #17 │ │ │ │ - cdp 7, 5, cr15, cr0, cr14, {6} │ │ │ │ + cdp 7, 8, cr15, cr8, cr14, {6} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blcs 1de7624 <__read_chk@plt+0x1d82250> │ │ │ │ + blcs 1de75b4 <__read_chk@plt+0x1d821e0> │ │ │ │ @ instruction: 0xf8dfd055 │ │ │ │ @ instruction: 0xf04fb148 │ │ │ │ ldrbtmi r0, [fp], #2421 @ 0x975 │ │ │ │ stmibvs r9, {r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d8d0de │ │ │ │ @ instruction: 0xe79e301c │ │ │ │ ldrtmi r4, [r8], -r9, asr #12 │ │ │ │ - blx ffc53e36 <__read_chk@plt+0xffbeea62> │ │ │ │ + blx ffc53dc6 <__read_chk@plt+0xffbee9f2> │ │ │ │ ldcvs 8, cr6, [fp], {51} @ 0x33 │ │ │ │ stmdbmi r9, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ @ instruction: 0xf7ce61dc │ │ │ │ - andcs lr, r3, #48, 28 @ 0x300 │ │ │ │ + andcs lr, r3, #104, 28 @ 0x680 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf06d2004 │ │ │ │ andcs pc, pc, r1, lsl sp @ │ │ │ │ @ instruction: 0xf1b8e706 │ │ │ │ sbcle r0, r1, r0, lsl #30 │ │ │ │ stmiapl fp!, {r1, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ - blcs afed8 <__read_chk@plt+0x4ab04> │ │ │ │ + blcs afe68 <__read_chk@plt+0x4aa94> │ │ │ │ @ instruction: 0xe77cd1dd │ │ │ │ ldrbtmi r4, [r8], #-2109 @ 0xfffff7c3 │ │ │ │ cdp2 0, 1, cr15, cr10, cr9, {7} │ │ │ │ @ instruction: 0xf8dfe6f7 │ │ │ │ ldrbtmi sl, [sl], #240 @ 0xf0 │ │ │ │ andcs r4, r5, #966656 @ 0xec000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 1, cr15, cr0, cr14, {6} │ │ │ │ + cdp 7, 4, cr15, cr8, cr14, {6} │ │ │ │ strcs lr, [r0], #-1839 @ 0xfffff8d1 │ │ │ │ ldrb r4, [fp, -r3, lsr #12]! │ │ │ │ strhtne pc, [r0], r2 @ │ │ │ │ @ instruction: 0xf1b8460c │ │ │ │ sbcle r0, ip, r0, lsl #30 │ │ │ │ stmiapl sl!, {r0, r1, r3, r5, r9, fp, lr} │ │ │ │ ldmiblt sl!, {r1, r4, fp, sp, lr} │ │ │ │ @@ -49846,93 +49818,93 @@ │ │ │ │ eoreq pc, lr, r2, asr r8 @ │ │ │ │ eorpl pc, r1, r2, asr r8 @ │ │ │ │ eorpl pc, lr, r2, asr #16 │ │ │ │ eoreq pc, r1, r2, asr #16 │ │ │ │ stmdbmi ip!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r9, [r9], #-773 @ 0xfffffcfb │ │ │ │ - stcl 7, cr15, [lr, #824]! @ 0x338 │ │ │ │ + cdp 7, 2, cr15, cr6, cr14, {6} │ │ │ │ strmi r9, [r3], r5, lsl #22 │ │ │ │ @ instruction: 0xe7014699 │ │ │ │ @ instruction: 0x201cf8d8 │ │ │ │ @ instruction: 0xf7cee7e6 │ │ │ │ - stmdbmi r5!, {r1, r2, r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbmi r5!, {r1, r2, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ mulcs r0, r4, r0 │ │ │ │ @ instruction: 0xf7ce4479 │ │ │ │ - ldrbtmi lr, [sl], #3550 @ 0xdde │ │ │ │ + ldrbtmi lr, [sl], #3606 @ 0xe16 │ │ │ │ strb r4, [r3, r3, lsl #13] │ │ │ │ andcs r4, r5, #540672 @ 0x84000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r0, [r9], #-2404 @ 0xfffff69c │ │ │ │ - ldcl 7, cr15, [r2, #824] @ 0x338 │ │ │ │ + cdp 7, 0, cr15, cr10, cr14, {6} │ │ │ │ strbt r4, [r7], r3, lsl #13 │ │ │ │ - ldrshteq r8, [r8], -lr │ │ │ │ + eorseq r8, r8, lr, ror #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r8, [r8], -sl │ │ │ │ - eoreq r9, r5, r8, lsr #29 │ │ │ │ - andseq r4, fp, ip, asr #12 │ │ │ │ - andseq sl, sp, ip, ror #20 │ │ │ │ - andseq lr, fp, ip, asr #1 │ │ │ │ - andseq r4, fp, r6, lsl r6 │ │ │ │ - ldrshteq r5, [r1], -lr │ │ │ │ - mlaeq lr, r8, r1, r8 │ │ │ │ - andseq lr, fp, r4, rrx │ │ │ │ - eorseq r8, r8, r4, lsl ip │ │ │ │ - andseq sl, sp, r2, asr #19 │ │ │ │ - andseq lr, fp, r2, lsr #32 │ │ │ │ - andseq r4, fp, r4, ror r5 │ │ │ │ - eorseq r5, r1, r6, ror #24 │ │ │ │ - eorseq r5, r1, r6, asr ip │ │ │ │ + eorseq r8, r8, sl, ror #26 │ │ │ │ + strhteq r9, [r5], -ip │ │ │ │ + mulseq fp, r4, r5 │ │ │ │ + andseq sl, sp, r0, lsl #19 │ │ │ │ + andseq sp, fp, r0, ror #31 │ │ │ │ + andseq r4, fp, lr, asr r5 │ │ │ │ + eorseq r5, r1, r2, lsl #24 │ │ │ │ + eoreq r8, lr, ip, lsr #1 │ │ │ │ + andseq sp, fp, r8, ror pc │ │ │ │ + eorseq r8, r8, r4, lsl #25 │ │ │ │ + @ instruction: 0x001da8d6 │ │ │ │ + andseq sp, fp, r6, lsr pc │ │ │ │ + @ instruction: 0x001b44bc │ │ │ │ + eorseq r5, r1, sl, ror #22 │ │ │ │ + eorseq r5, r1, sl, asr fp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x001bdeba │ │ │ │ - @ instruction: 0x001bdebc │ │ │ │ - @ instruction: 0x001bded2 │ │ │ │ - eorseq r5, r1, r2, lsr #22 │ │ │ │ - andseq sp, fp, sl, lsr lr │ │ │ │ - eoreq r0, fp, r6, asr sl │ │ │ │ - eorseq r5, r1, r2, asr #21 │ │ │ │ - andseq r7, fp, r2, lsr #11 │ │ │ │ - andseq lr, fp, sl, lsl #16 │ │ │ │ - andseq lr, fp, r8, ror #15 │ │ │ │ - eoreq r7, lr, sl, ror #29 │ │ │ │ - @ instruction: 0x001be7d2 │ │ │ │ + andseq sp, fp, lr, asr #27 │ │ │ │ + @ instruction: 0x001bddd0 │ │ │ │ + andseq sp, fp, r6, ror #27 │ │ │ │ + eorseq r5, r1, r6, lsr #20 │ │ │ │ + andseq sp, fp, lr, asr #26 │ │ │ │ + eoreq r0, fp, sl, ror #18 │ │ │ │ + eorseq r5, r1, r6, asr #19 │ │ │ │ + andseq r7, fp, sl, ror #9 │ │ │ │ + andseq lr, fp, lr, lsl r7 │ │ │ │ + @ instruction: 0x001be6fc │ │ │ │ + strdeq r7, [lr], -lr @ │ │ │ │ + andseq lr, fp, r6, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febed18c <__read_chk@plt+0xfeb87db8> │ │ │ │ + bl febed11c <__read_chk@plt+0xfeb87d48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ vmin.s8 d20, d0, d5 │ │ │ │ addmi r2, r1, #190 @ 0xbe │ │ │ │ vshr.s32 , q0, #31 │ │ │ │ ldmdbcs sl, {r1, r3, r4, r6, r7, r8, sp} │ │ │ │ ldmdbcs sl, {r0, r4, fp, ip, lr, pc} │ │ │ │ ldm pc, {r0, r1, r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ cdpeq 0, 1, cr15, cr13, cr1, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ - blcs 4197f4 <__read_chk@plt+0x3b4420> │ │ │ │ + blcs 419784 <__read_chk@plt+0x3b43b0> │ │ │ │ vmlaeq.f32 s6, s28, s28 │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ @ instruction: 0xf04f0011 │ │ │ │ ldclt 0, cr3, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ - bmi 9f0080 <__read_chk@plt+0x98acac> │ │ │ │ + bmi 9f0010 <__read_chk@plt+0x98ac3c> │ │ │ │ ldmdbvs r8, {r0, r2, r5, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ mcr2 7, 0, pc, cr14, cr9, {7} @ │ │ │ │ eorsle r2, ip, r0, lsl #16 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ @ instruction: 0xf7f44618 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf504dded │ │ │ │ @ instruction: 0xf8945440 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ ldclt 0, cr3, [r8, #-976]! @ 0xfffffc30 │ │ │ │ - bmi 7300b4 <__read_chk@plt+0x6cace0> │ │ │ │ + bmi 730044 <__read_chk@plt+0x6cac70> │ │ │ │ ldmdbvs r8, {r1, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ ldc2l 7, cr15, [r4, #996]! @ 0x3e4 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ stc2 7, cr15, [lr, #-1020] @ 0xfffffc04 │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -49945,26 +49917,26 @@ │ │ │ │ bfi pc, fp, #20, #3 @ │ │ │ │ stmdbmi pc, {r0, r1, r4, fp, sp, lr} @ │ │ │ │ ldmdbvs r8, {r0, r1, r2, r3, r9, fp, lr} │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ ldc2l 7, cr15, [r6, #996] @ 0x3e4 │ │ │ │ bicle r2, r7, r0, lsl #16 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ - blx 1fd405a <__read_chk@plt+0x1f6ec86> │ │ │ │ + blx 1fd3fea <__read_chk@plt+0x1f6ec16> │ │ │ │ strtmi lr, [r9], -r7, asr #15 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ strb pc, [r2, r5, lsl #27] @ │ │ │ │ - eoreq r0, r1, r8, lsl r1 │ │ │ │ - andseq r4, fp, r6, ror #24 │ │ │ │ - eoreq r0, r1, r4, ror #1 │ │ │ │ - @ instruction: 0x001bd3fe │ │ │ │ - eoreq r0, r1, r6, asr #1 │ │ │ │ - eoreq sl, r4, r8, lsr #14 │ │ │ │ - mlaeq fp, r8, r9, r5 │ │ │ │ - eoreq r0, r1, r6, lsr #1 │ │ │ │ + eoreq r0, r1, ip, lsr #32 │ │ │ │ + andseq r4, fp, lr, lsr #23 │ │ │ │ + strdeq pc, [r0], -r8 @ │ │ │ │ + andseq sp, fp, r2, lsl r3 │ │ │ │ + ldrdeq pc, [r0], -sl @ │ │ │ │ + eoreq sl, r4, ip, lsr r6 │ │ │ │ + eoreq r5, fp, ip, lsr #17 │ │ │ │ + strhteq pc, [r0], -sl @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @ instruction: 0x4692b099 │ │ │ │ strbtcs pc, [r8], #2271 @ 0x8df @ │ │ │ │ strmi r4, [sp], -r0, lsl #13 │ │ │ │ @@ -49977,409 +49949,409 @@ │ │ │ │ tstcc r2, #3358720 @ 0x334000 │ │ │ │ strbcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ movwls r9, #43810 @ 0xab22 │ │ │ │ movwls r9, #47907 @ 0xbb23 │ │ │ │ movwls r9, #52004 @ 0xcb24 │ │ │ │ movwls r9, #56101 @ 0xdb25 │ │ │ │ - @ instruction: 0xf8f4f16d │ │ │ │ + @ instruction: 0xf89cf16d │ │ │ │ andls r9, pc, r0, lsl lr @ │ │ │ │ @ instruction: 0xf8dfb130 │ │ │ │ ldrbtmi r1, [r9], #-1200 @ 0xfffffb50 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb ip, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andsls r4, r0, r6, lsl #12 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df8225 │ │ │ │ @ instruction: 0xf04f64a0 │ │ │ │ ldrbtmi r0, [lr], #-2305 @ 0xfffff6ff │ │ │ │ andcs r4, r0, r1, lsr r6 │ │ │ │ @ instruction: 0xf7ce464c │ │ │ │ - @ instruction: 0xf109e8d6 │ │ │ │ + @ instruction: 0xf109e90e │ │ │ │ stmdacs r0, {r0, r8, fp} │ │ │ │ - b 148a8ec <__read_chk@plt+0x1425518> │ │ │ │ + b 148a87c <__read_chk@plt+0x14254a8> │ │ │ │ strmi r0, [r7], -r9, lsl #19 │ │ │ │ @ instruction: 0xf1534648 │ │ │ │ - strbmi pc, [sl], -r5, lsl #30 @ │ │ │ │ + strbmi pc, [sl], -sp, lsr #29 @ │ │ │ │ @ instruction: 0x46814639 │ │ │ │ @ instruction: 0xf7ce900e │ │ │ │ - strbmi lr, [r0], -r8, lsl #19 │ │ │ │ - cdp 7, 12, cr15, cr6, cr14, {6} │ │ │ │ + strbmi lr, [r0], -r0, asr #19 │ │ │ │ + cdp 7, 15, cr15, cr14, cr14, {6} │ │ │ │ mcrrne 6, 4, r4, r2, cr1 │ │ │ │ @ instruction: 0xf7ce980f │ │ │ │ - stmdals pc, {r1, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r1, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf7ce4631 │ │ │ │ - @ instruction: 0x9010e8ba │ │ │ │ - bls 4428a8 <__read_chk@plt+0x3dd4d4> │ │ │ │ + @ instruction: 0x9010e8f2 │ │ │ │ + bls 442838 <__read_chk@plt+0x3dd464> │ │ │ │ andeq lr, r2, #173056 @ 0x2a400 │ │ │ │ svceq 0x00a2ebb4 │ │ │ │ cmnphi r0, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ strbvs pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ and r4, r9, lr, ror r4 │ │ │ │ - bl feafcd98 <__read_chk@plt+0xfea979c4> │ │ │ │ - bl fed96d70 <__read_chk@plt+0xfed3199c> │ │ │ │ - blle 319ff4 <__read_chk@plt+0x2b4c20> │ │ │ │ - @ instruction: 0xf8acf16d │ │ │ │ - bleq 1d4294 <__read_chk@plt+0x16eec0> │ │ │ │ + bl feafcd28 <__read_chk@plt+0xfea97954> │ │ │ │ + bl fed96d00 <__read_chk@plt+0xfed3192c> │ │ │ │ + blle 319f84 <__read_chk@plt+0x2b4bb0> │ │ │ │ + @ instruction: 0xf854f16d │ │ │ │ + bleq 1d4224 <__read_chk@plt+0x16ee50> │ │ │ │ andcs r4, r0, r1, lsr r6 │ │ │ │ - ldm lr, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r6, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r4, ip, pc} │ │ │ │ - bls 48a938 <__read_chk@plt+0x425564> │ │ │ │ + bls 48a8c8 <__read_chk@plt+0x4254f4> │ │ │ │ stmdage pc, {r1, r4, r8, ip, sp, pc} @ │ │ │ │ - ldc2l 1, cr15, [r8, #-332] @ 0xfffffeb4 │ │ │ │ + stc2 1, cr15, [r0, #-332] @ 0xfffffeb4 │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8df818d │ │ │ │ @ instruction: 0xf04f6408 │ │ │ │ @ instruction: 0xf8df0e00 │ │ │ │ @ instruction: 0xf8df8404 │ │ │ │ ldrbtmi r3, [lr], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xf8cd44f8 │ │ │ │ ldrbtmi lr, [fp], #-36 @ 0xffffffdc │ │ │ │ movw lr, #18893 @ 0x49cd │ │ │ │ stccs 0, cr14, [r0, #-60] @ 0xffffffc4 │ │ │ │ addshi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xf1534658 │ │ │ │ - ldmmi sl!, {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmmi sl!, {r0, r1, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf16d4478 │ │ │ │ - @ instruction: 0x4604f87d │ │ │ │ + strmi pc, [r4], -r5, lsr #16 │ │ │ │ andmi pc, r0, fp, asr #17 │ │ │ │ svcmi 0x0004f85b │ │ │ │ ldrtmi fp, [r1], -ip, lsl #6 │ │ │ │ @ instruction: 0xf7ce4620 │ │ │ │ - pkhbtmi lr, r1, ip, lsl #30 │ │ │ │ + pkhtbmi lr, r1, r4, asr #30 │ │ │ │ rscle r2, r8, r0, lsl #16 │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ - svc 0x0014f7ce │ │ │ │ + svc 0x004cf7ce │ │ │ │ cmnle sp, r0, lsl #16 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf1ba8107 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldrbmi r8, [r8], -r2, ror #1 │ │ │ │ andvc pc, r0, sl, asr #17 │ │ │ │ - ldc2 1, cr15, [r8, #-332] @ 0xfffffeb4 │ │ │ │ + stc2l 1, cr15, [r0], {83} @ 0x53 │ │ │ │ @ instruction: 0xf16d4638 │ │ │ │ - @ instruction: 0xf8cbf85b │ │ │ │ + @ instruction: 0xf8cbf803 │ │ │ │ @ instruction: 0xf85b0000 │ │ │ │ stccs 15, cr4, [r0], {4} │ │ │ │ stcls 1, cr13, [lr, #-884] @ 0xfffffc8c │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ mrshi pc, (UNDEF: 70) @ │ │ │ │ - cdp 7, 4, cr15, cr10, cr14, {6} │ │ │ │ + cdp 7, 8, cr15, cr2, cr14, {6} │ │ │ │ @ instruction: 0xf8554603 │ │ │ │ movwcc r0, #7940 @ 0x1f04 │ │ │ │ stmdacs r0, {r2, r3, r4, sl, lr} │ │ │ │ stclne 1, cr13, [r5], #-984 @ 0xfffffc28 │ │ │ │ @ instruction: 0xf1534628 │ │ │ │ - movwcs pc, #3701 @ 0xe75 @ │ │ │ │ + movwcs pc, #3613 @ 0xe1d @ │ │ │ │ strmi r5, [r6], -r3, lsl #10 │ │ │ │ ldrsbthi pc, [r8], -sp @ │ │ │ │ stmdbeq r4, {r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d89010 │ │ │ │ @ instruction: 0xb1a91000 │ │ │ │ @ instruction: 0x46024fd6 │ │ │ │ - ldrbtmi sl, [pc], #-3088 @ 9625c <__read_chk@plt+0x30e88> │ │ │ │ - bls 4ce260 <__read_chk@plt+0x468e8c> │ │ │ │ + ldrbtmi sl, [pc], #-3088 @ 961ec <__read_chk@plt+0x30e18> │ │ │ │ + bls 4ce1f0 <__read_chk@plt+0x468e1c> │ │ │ │ @ instruction: 0x46201b92 │ │ │ │ @ instruction: 0xf14b1aaa │ │ │ │ - bls 4d5918 <__read_chk@plt+0x470544> │ │ │ │ + bls 4d58a8 <__read_chk@plt+0x4704d4> │ │ │ │ @ instruction: 0x46204639 │ │ │ │ - bne feb1d0bc <__read_chk@plt+0xfeab7ce8> │ │ │ │ + bne feb1d04c <__read_chk@plt+0xfeab7c78> │ │ │ │ stc2 1, cr15, [r4, #300]! @ 0x12c │ │ │ │ svcne 0x0004f858 │ │ │ │ mvnle r2, r0, lsl #18 │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ - blls 522288 <__read_chk@plt+0x4bceb4> │ │ │ │ + blls 522218 <__read_chk@plt+0x4bce44> │ │ │ │ ldmdage r2, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - ldc2l 1, cr15, [r4], {83} @ 0x53 │ │ │ │ + ldc2l 1, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ @ instruction: 0xb1209811 │ │ │ │ @ instruction: 0xffe6f149 │ │ │ │ @ instruction: 0xf153a811 │ │ │ │ - blls 5955d4 <__read_chk@plt+0x530200> │ │ │ │ + blls 595404 <__read_chk@plt+0x530030> │ │ │ │ ldmdage r3, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - stc2l 1, cr15, [r8], {83} @ 0x53 │ │ │ │ + ldc2l 1, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ @ instruction: 0xf0e7a80e │ │ │ │ - bmi ff115edc <__read_chk@plt+0xff0b0b08> │ │ │ │ + bmi ff115e6c <__read_chk@plt+0xff0b0a98> │ │ │ │ ldrbtmi r4, [sl], #-2998 @ 0xfffff44a │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi SPSR_, r0, asr #32 │ │ │ │ andslt r4, r9, r0, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r9, [r0], -r5, lsl #18 │ │ │ │ - cdp 7, 10, cr15, cr0, cr14, {6} │ │ │ │ + cdp 7, 13, cr15, cr8, cr14, {6} │ │ │ │ cmnle r1, r0, lsl #16 │ │ │ │ - blcs bceec <__read_chk@plt+0x57b18> │ │ │ │ + blcs bce7c <__read_chk@plt+0x57aa8> │ │ │ │ adcshi pc, sl, r0 │ │ │ │ - blcs bcf04 <__read_chk@plt+0x57b30> │ │ │ │ + blcs bce94 <__read_chk@plt+0x57ac0> │ │ │ │ adchi pc, fp, r0 │ │ │ │ ldrbmi r9, [r8], -r4, lsl #20 │ │ │ │ @ instruction: 0xf153601a │ │ │ │ - stmdals r4, {r0, r1, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fecd011c <__read_chk@plt+0xfec6ad48> │ │ │ │ - bvs abcb18 <__read_chk@plt+0xa57744> │ │ │ │ + stmdals r4, {r0, r1, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + blmi fecd00ac <__read_chk@plt+0xfec6acd8> │ │ │ │ + bvs abcaa8 <__read_chk@plt+0xa576d4> │ │ │ │ @ instruction: 0x464a58d4 │ │ │ │ @ instruction: 0xf0a74621 │ │ │ │ strbmi pc, [sl], -r1, lsl #30 @ │ │ │ │ andsls r4, r4, r1, lsr #12 │ │ │ │ @ instruction: 0xf0a76a68 │ │ │ │ @ instruction: 0x464afefb │ │ │ │ andsls r4, r5, r1, lsr #12 │ │ │ │ @ instruction: 0xf0a76aa8 │ │ │ │ @ instruction: 0x9016fef5 │ │ │ │ ldmdals r4, {r1, r2, ip, pc} │ │ │ │ - stcl 7, cr15, [sl, #824] @ 0x338 │ │ │ │ + cdp 7, 0, cr15, cr2, cr14, {6} │ │ │ │ ldmdals r5, {r2, r9, sl, lr} │ │ │ │ - stcl 7, cr15, [r6, #824] @ 0x338 │ │ │ │ + ldcl 7, cr15, [lr, #824]! @ 0x338 │ │ │ │ strmi r9, [r1], r6, lsl #22 │ │ │ │ ldrmi r4, [r8], -ip, asr #8 │ │ │ │ @ instruction: 0xf7ce3403 │ │ │ │ - strmi lr, [r4], #-3520 @ 0xfffff240 │ │ │ │ + strmi lr, [r4], #-3576 @ 0xfffff208 │ │ │ │ @ instruction: 0xf1534620 │ │ │ │ - blls 655b0c <__read_chk@plt+0x5f0738> │ │ │ │ + blls 65593c <__read_chk@plt+0x5f0568> │ │ │ │ strtmi r9, [r1], -r3, lsl #6 │ │ │ │ andcs r9, r1, #21504 @ 0x5400 │ │ │ │ strmi r9, [r4], -r2, lsl #6 │ │ │ │ movwls r9, #6932 @ 0x1b14 │ │ │ │ ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7ce33ff │ │ │ │ - ldmdage r4, {r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - stc2l 1, cr15, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + ldmdage r4, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [lr], {83} @ 0x53 │ │ │ │ @ instruction: 0xf153a815 │ │ │ │ - ldmdage r6, {r0, r1, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - stc2l 1, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + ldmdage r6, {r0, r1, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [r8], {83} @ 0x53 │ │ │ │ @ instruction: 0x46229414 │ │ │ │ stmdavc r3!, {r5, r8, sp} │ │ │ │ - blcs bc2890 <__read_chk@plt+0xb5d4bc> │ │ │ │ + blcs bc2820 <__read_chk@plt+0xb5d44c> │ │ │ │ andsvc fp, r1, r8, lsl #30 │ │ │ │ vmovne r9, sl, d4 │ │ │ │ ldmdavc fp, {r2, r4, r9, ip, pc}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1534658 │ │ │ │ - ldr pc, [r7, -pc, asr #24] │ │ │ │ + @ instruction: 0xe717fbf7 │ │ │ │ strtmi r4, [r0], -r8, lsl #19 │ │ │ │ @ instruction: 0xf7ce4479 │ │ │ │ - stmiblt r8, {r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ - blcs bcfd0 <__read_chk@plt+0x57bfc> │ │ │ │ - blls 34a56c <__read_chk@plt+0x2e5198> │ │ │ │ + stmiblt r8, {r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + blcs bcf60 <__read_chk@plt+0x57b8c> │ │ │ │ + blls 34a4fc <__read_chk@plt+0x2e5128> │ │ │ │ rsbsle r2, r7, r0, lsl #22 │ │ │ │ ldrbmi r9, [r8], -r9, lsl #20 │ │ │ │ @ instruction: 0xf153601a │ │ │ │ - stmdals r9, {r0, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r9, {r0, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi lr, [r8], -r3, lsr #14 │ │ │ │ @ instruction: 0xf1539711 │ │ │ │ - @ instruction: 0xe71dfc37 │ │ │ │ + @ instruction: 0xe71dfbdf │ │ │ │ @ instruction: 0x4620497d │ │ │ │ @ instruction: 0xf7ce4479 │ │ │ │ - stmdacs r0, {r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdbmi fp!, {r0, r1, r2, r3, r6, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - cdp 7, 1, cr15, cr8, cr14, {6} │ │ │ │ + cdp 7, 5, cr15, cr0, cr14, {6} │ │ │ │ ldmdbmi r9!, {r3, r7, r8, r9, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - cdp 7, 1, cr15, cr2, cr14, {6} │ │ │ │ + cdp 7, 4, cr15, cr10, cr14, {6} │ │ │ │ cmnle r0, r0, lsl #16 │ │ │ │ eorvc r9, r0, ip, lsl #20 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ movwcs sl, #7913 @ 0x1ee9 │ │ │ │ usat r6, #5, r3 │ │ │ │ ldrbtmi r4, [r9], #-2418 @ 0xfffff68e │ │ │ │ stc2 1, cr15, [r0], #292 @ 0x124 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr1, cr15, {3} │ │ │ │ andcs r4, r1, pc, ror #18 │ │ │ │ @ instruction: 0xf14c4479 │ │ │ │ - @ instruction: 0xf1bafdb9 │ │ │ │ + @ instruction: 0xf1bafd61 │ │ │ │ rsble r0, fp, r0, lsl #30 │ │ │ │ @ instruction: 0xf8ca4658 │ │ │ │ @ instruction: 0xf1537000 │ │ │ │ - stmdami sl!, {r0, r2, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdami sl!, {r0, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ uxtab r4, sl, r8, ror #8 │ │ │ │ - @ instruction: 0xff46f16c │ │ │ │ - bleq 1d4560 <__read_chk@plt+0x16f18c> │ │ │ │ - blls 1cfe68 <__read_chk@plt+0x16aa94> │ │ │ │ + cdp2 1, 14, cr15, cr14, cr12, {3} │ │ │ │ + bleq 1d44f0 <__read_chk@plt+0x16f11c> │ │ │ │ + blls 1cfdf8 <__read_chk@plt+0x16aa24> │ │ │ │ tstls r2, #88, 12 @ 0x5800000 │ │ │ │ - blx ffed2996 <__read_chk@plt+0xffe6d5c2> │ │ │ │ - bls 390198 <__read_chk@plt+0x32adc4> │ │ │ │ - bcs b24d0 <__read_chk@plt+0x4d0fc> │ │ │ │ + blx fe8d2926 <__read_chk@plt+0xfe86d552> │ │ │ │ + bls 390128 <__read_chk@plt+0x32ad54> │ │ │ │ + bcs b2460 <__read_chk@plt+0x4d08c> │ │ │ │ ssat sp, #30, r5, asr #3 │ │ │ │ ldrbtmi r4, [r9], #-2401 @ 0xfffff69f │ │ │ │ ldc2l 1, cr15, [r8], #-292 @ 0xfffffedc │ │ │ │ stmdacs r0, {r2, ip, pc} │ │ │ │ @ instruction: 0xf149d036 │ │ │ │ - blls 2d6064 <__read_chk@plt+0x270c90> │ │ │ │ + blls 2d5ff4 <__read_chk@plt+0x270c20> │ │ │ │ rscle r2, r8, r0, lsl #22 │ │ │ │ ldrbmi r9, [r8], -r8, lsl #22 │ │ │ │ andsvs r9, sl, r4, lsl #20 │ │ │ │ - blx ff8d29c6 <__read_chk@plt+0xff86d5f2> │ │ │ │ - blmi 1710168 <__read_chk@plt+0x16aad94> │ │ │ │ + blx fe2d2956 <__read_chk@plt+0xfe26d582> │ │ │ │ + blmi 17100f8 <__read_chk@plt+0x16aad24> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ suble r2, r7, r0, lsl #24 │ │ │ │ @ instruction: 0xf1534658 │ │ │ │ - @ instruction: 0x4620fbd7 │ │ │ │ + @ instruction: 0x4620fb7f │ │ │ │ ldmdbmi r5, {r0, r2, r3, r4, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1494479 │ │ │ │ andls pc, r9, fp, asr ip @ │ │ │ │ subsle r2, lr, r0, lsl #16 │ │ │ │ cdp2 1, 14, cr15, cr2, cr9, {2} │ │ │ │ - bllt 97d0cc <__read_chk@plt+0x917cf8> │ │ │ │ + bllt 97d05c <__read_chk@plt+0x917c88> │ │ │ │ ldrbmi r9, [r8], -r9, lsl #22 │ │ │ │ @ instruction: 0xf1539313 │ │ │ │ - str pc, [r6, r5, asr #23] │ │ │ │ + str pc, [r6, sp, ror #22] │ │ │ │ strcs r2, [r0], #-1281 @ 0xfffffaff │ │ │ │ stmdbmi ip, {r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stc 7, cr15, [sl, #824]! @ 0x338 │ │ │ │ + stcl 7, cr15, [r2, #824]! @ 0x338 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - bls 401edc <__read_chk@plt+0x39cb08> │ │ │ │ - bcs b254c <__read_chk@plt+0x4d178> │ │ │ │ + bls 401e6c <__read_chk@plt+0x39ca98> │ │ │ │ + bcs b24dc <__read_chk@plt+0x4d108> │ │ │ │ @ instruction: 0xe67fd197 │ │ │ │ andcs r4, r1, r6, asr #18 │ │ │ │ @ instruction: 0xf14c4479 │ │ │ │ - blls 2d5a48 <__read_chk@plt+0x270674> │ │ │ │ - bls 1c2b6c <__read_chk@plt+0x15d798> │ │ │ │ + blls 2d5878 <__read_chk@plt+0x2704a4> │ │ │ │ + bls 1c2afc <__read_chk@plt+0x15d728> │ │ │ │ andsvs r4, sl, r8, asr r6 │ │ │ │ - blx fead2a36 <__read_chk@plt+0xfea6d662> │ │ │ │ + blx 14d29c6 <__read_chk@plt+0x146d5f2> │ │ │ │ ldrbtmi r4, [r8], #-2113 @ 0xfffff7bf │ │ │ │ ldmib sp, {r0, r2, r3, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbmi r2, [r8], -r9, lsl #6 │ │ │ │ @ instruction: 0xf153601a │ │ │ │ - @ instruction: 0xe760fb9f │ │ │ │ + strb pc, [r0, -r7, asr #22]! @ │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf153a044 │ │ │ │ - @ instruction: 0xe792fb99 │ │ │ │ + ldr pc, [r2, r1, asr #22] │ │ │ │ ldrbmi r9, [r8], -r8, lsl #22 │ │ │ │ @ instruction: 0xf1539312 │ │ │ │ - @ instruction: 0xe7e9fb93 │ │ │ │ + @ instruction: 0xe7e9fb3b │ │ │ │ movwls r4, #26935 @ 0x6937 │ │ │ │ @ instruction: 0xf1494479 │ │ │ │ - blls 25557c <__read_chk@plt+0x1f01a8> │ │ │ │ + blls 25550c <__read_chk@plt+0x1f0138> │ │ │ │ andsvs r4, r8, r4, lsl #12 │ │ │ │ @ instruction: 0xd1ad2800 │ │ │ │ andcs r4, r1, r3, lsr r9 │ │ │ │ ldrbtmi r4, [r9], #-3123 @ 0xfffff3cd │ │ │ │ - stc2 1, cr15, [lr, #-304]! @ 0xfffffed0 │ │ │ │ + ldc2l 1, cr15, [r6], {76} @ 0x4c │ │ │ │ @ instruction: 0x4658447c │ │ │ │ - blx 2052a8a <__read_chk@plt+0x1fed6b6> │ │ │ │ + blx a52a1a <__read_chk@plt+0x9ed646> │ │ │ │ strbt r4, [r4], -r0, lsr #12 │ │ │ │ andcs r4, r1, pc, lsr #18 │ │ │ │ @ instruction: 0xf14c4479 │ │ │ │ - blls 4959d8 <__read_chk@plt+0x430604> │ │ │ │ + blls 495808 <__read_chk@plt+0x430434> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdage pc, {r1, r2, r3, r5, r7, r9, sl, fp, sp, pc} @ │ │ │ │ - blx 1cd2aa6 <__read_chk@plt+0x1c6d6d2> │ │ │ │ + blx 6d2a36 <__read_chk@plt+0x66d662> │ │ │ │ stmdbmi sl!, {r0, r3, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2 1, cr15, [r6, #-304] @ 0xfffffed0 │ │ │ │ + ldc2 1, cr15, [lr], #304 @ 0x130 │ │ │ │ teqlt fp, sl, lsl #22 │ │ │ │ ldrbmi r9, [r8], -r9, lsl #20 │ │ │ │ @ instruction: 0xf153601a │ │ │ │ - stmdami r5!, {r0, r1, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdami r5!, {r0, r1, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe6484478 │ │ │ │ ldrbmi r9, [r8], -sl, lsl #22 │ │ │ │ @ instruction: 0xf1539313 │ │ │ │ - ubfx pc, fp, #22, #23 │ │ │ │ - b 7544c0 <__read_chk@plt+0x6ef0ec> │ │ │ │ - ldrsbteq r8, [r8], -lr │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r8, r0, asr #15 │ │ │ │ - andseq sp, fp, r2, lsl ip │ │ │ │ - @ instruction: 0x001bdbfa │ │ │ │ - andseq sp, fp, r0, lsr #23 │ │ │ │ - andseq sp, fp, r2, lsl #23 │ │ │ │ - mulseq fp, r0, fp │ │ │ │ - @ instruction: 0x001bdbb6 │ │ │ │ - eorseq r5, r1, ip, ror r7 │ │ │ │ - andseq r0, ip, sl, lsr sp │ │ │ │ - ldrsbteq r8, [r8], -r2 │ │ │ │ + ldrb pc, [r6, r3, lsl #22]! @ │ │ │ │ + b 1554450 <__read_chk@plt+0x14ef07c> │ │ │ │ + eorseq r8, r8, lr, asr #16 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r8, r8, r0, lsr r8 │ │ │ │ + andseq sp, fp, r6, lsr #22 │ │ │ │ + andseq sp, fp, lr, lsl #22 │ │ │ │ + @ instruction: 0x001bdab4 │ │ │ │ + mulseq fp, r6, sl │ │ │ │ + andseq sp, fp, r4, lsr #21 │ │ │ │ + andseq sp, fp, sl, asr #21 │ │ │ │ + eorseq r5, r1, r0, lsl #13 │ │ │ │ + andseq r0, ip, lr, asr #24 │ │ │ │ + eorseq r8, r8, r2, asr #12 │ │ │ │ andeq r0, r0, r8, lsr r7 │ │ │ │ - andseq r2, lr, r6, lsr #27 │ │ │ │ - @ instruction: 0x001bd9f8 │ │ │ │ - @ instruction: 0x001bd9f4 │ │ │ │ - andseq sp, fp, r2, lsl sl │ │ │ │ - andseq sp, fp, r6, lsl sl │ │ │ │ - andseq sp, fp, lr, lsr r9 │ │ │ │ - andseq sp, fp, r0, lsr r9 │ │ │ │ - eorseq r5, r1, r0, lsl r5 │ │ │ │ - andseq sp, fp, lr, lsl r9 │ │ │ │ - eorseq r6, lr, r0, ror #25 │ │ │ │ - andseq sp, fp, r4, lsl r9 │ │ │ │ - andseq sp, fp, sl, asr r9 │ │ │ │ - andseq sp, fp, r4, lsr #17 │ │ │ │ - eorseq r5, r1, r6, asr r4 │ │ │ │ - @ instruction: 0x001bd8b8 │ │ │ │ - andseq sp, fp, r6, lsr #17 │ │ │ │ - eorseq r5, r1, ip, lsl #8 │ │ │ │ + @ instruction: 0x001e2cba │ │ │ │ + andseq sp, fp, ip, lsl #18 │ │ │ │ + andseq sp, fp, r8, lsl #18 │ │ │ │ + andseq sp, fp, r6, lsr #18 │ │ │ │ + andseq sp, fp, sl, lsr #18 │ │ │ │ + andseq sp, fp, r2, asr r8 │ │ │ │ + andseq sp, fp, r4, asr #16 │ │ │ │ + eorseq r5, r1, r4, lsl r4 │ │ │ │ + andseq sp, fp, r2, lsr r8 │ │ │ │ + eorseq r6, lr, r0, asr sp │ │ │ │ + andseq sp, fp, r8, lsr #16 │ │ │ │ + andseq sp, fp, lr, ror #16 │ │ │ │ @ instruction: 0x001bd7b8 │ │ │ │ - andseq sp, fp, sl, asr #16 │ │ │ │ - eorseq r5, r1, ip, asr #7 │ │ │ │ + eorseq r5, r1, sl, asr r3 │ │ │ │ + andseq sp, fp, ip, asr #15 │ │ │ │ + @ instruction: 0x001bd7ba │ │ │ │ + eorseq r5, r1, r0, lsl r3 │ │ │ │ + andseq sp, fp, ip, asr #13 │ │ │ │ + andseq sp, fp, lr, asr r7 │ │ │ │ + ldrsbteq r5, [r1], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febed814 <__read_chk@plt+0xfeb88440> │ │ │ │ + bl febed7a4 <__read_chk@plt+0xfeb883d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], {232} @ 0xe8 │ │ │ │ - stcmi 0, cr11, [pc, #-524] @ 96414 <__read_chk@plt+0x31040> │ │ │ │ + stcmi 0, cr11, [pc, #-524] @ 963a4 <__read_chk@plt+0x30fd0> │ │ │ │ ldrbtmi r4, [sp], #-1148 @ 0xfffffb84 │ │ │ │ tstlt r8, r0, ror #16 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - stcl 7, cr15, [ip], {206} @ 0xce │ │ │ │ + stc 7, cr15, [r4, #-824] @ 0xfffffcc8 │ │ │ │ stmdbmi ip, {r0, r1, r3, r8, r9, fp, lr} │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf04f58ed │ │ │ │ strdls r3, [r1], -pc @ │ │ │ │ strtmi r9, [r8], -r0, lsl #2 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - mcrr 7, 12, pc, r4, cr14 @ │ │ │ │ + ldcl 7, cr15, [ip], #-824 @ 0xfffffcc8 │ │ │ │ @ instruction: 0xf16c4628 │ │ │ │ - rsbvs pc, r0, r9, lsr lr @ │ │ │ │ + rsbvs pc, r0, r1, ror #27 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - eorseq r6, lr, ip, lsr fp │ │ │ │ - eorseq r8, r8, r2, ror #4 │ │ │ │ + eorseq r6, lr, ip, lsr #23 │ │ │ │ + ldrsbteq r8, [r8], -r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsbteq r2, [r1], -sl │ │ │ │ + ldrsbteq r2, [r1], -lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0x4698b091 │ │ │ │ @ instruction: 0xf10d4ba7 │ │ │ │ vdupmi.32 , r0 │ │ │ │ andls r4, r5, #13631488 @ 0xd00000 │ │ │ │ - bmi fea1ea8c <__read_chk@plt+0xfe9b96b8> │ │ │ │ + bmi fea1ea1c <__read_chk@plt+0xfe9b9648> │ │ │ │ ldrbtmi r4, [sl], #-1150 @ 0xfffffb82 │ │ │ │ - bge 2ac9e0 <__read_chk@plt+0x24760c> │ │ │ │ + bge 2ac970 <__read_chk@plt+0x24759c> │ │ │ │ movwls r6, #63515 @ 0xf81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstls r2, sl, lsl #22 │ │ │ │ - blge 2fb2b0 <__read_chk@plt+0x295edc> │ │ │ │ + blge 2fb240 <__read_chk@plt+0x295e6c> │ │ │ │ movwls r9, #4352 @ 0x1100 │ │ │ │ stmib sp, {r0, r1, r3, r4, r6, r9, sl, lr}^ │ │ │ │ stmib sp, {r0, r1, r2, r8, ip}^ │ │ │ │ @ instruction: 0xf7ff1109 │ │ │ │ strmi pc, [r4], -r9, ror #25 │ │ │ │ stmdacs r0, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xf7eed061 │ │ │ │ - @ instruction: 0xf8ddfa9d │ │ │ │ + @ instruction: 0xf8ddfa9b │ │ │ │ @ instruction: 0xf1baa028 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi fe636954 <__read_chk@plt+0xfe5d1580> │ │ │ │ + blmi fe6368e4 <__read_chk@plt+0xfe5d1510> │ │ │ │ ldmdavs r8!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - stc 7, cr15, [sl, #-824] @ 0xfffffcc8 │ │ │ │ + stcl 7, cr15, [r2, #-824] @ 0xfffffcc8 │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ andcs sp, r0, #94 @ 0x5e │ │ │ │ ldrmi r4, [r1], -r8, lsr #12 │ │ │ │ cdp2 1, 5, cr15, cr2, cr12, {1} │ │ │ │ @ instruction: 0x4649221a │ │ │ │ @ instruction: 0xf12c2002 │ │ │ │ strmi pc, [r4], -r7, ror #20 │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ adchi pc, lr, r0 │ │ │ │ - blcs bd328 <__read_chk@plt+0x57f54> │ │ │ │ + blcs bd2b8 <__read_chk@plt+0x57ee4> │ │ │ │ addshi pc, lr, r0, asr #32 │ │ │ │ strtmi sl, [r9], -ip, lsl #30 │ │ │ │ @ instruction: 0xf0c14638 │ │ │ │ stmdbls lr, {r0, r1, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c1a80d │ │ │ │ @ instruction: 0xf0c1f8f3 │ │ │ │ ldmib sp, {r0, r4, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -50395,23 +50367,23 @@ │ │ │ │ @ instruction: 0xf1494648 │ │ │ │ stmdals r7, {r0, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf148b180 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi r5!, {r1, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ stmdals r7, {r1, r8, r9, sp} │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ - blx ff4d287a <__read_chk@plt+0xff46d4a6> │ │ │ │ + blx ff4d280a <__read_chk@plt+0xff46d436> │ │ │ │ @ instruction: 0xf1499807 │ │ │ │ @ instruction: 0x4658fd7d │ │ │ │ - blx 19d2cbc <__read_chk@plt+0x196d8e8> │ │ │ │ + blx 3d2c4c <__read_chk@plt+0x36d878> │ │ │ │ @ instruction: 0xf7ee2000 │ │ │ │ - @ instruction: 0xf1bafa63 │ │ │ │ + @ instruction: 0xf1bafa61 │ │ │ │ subsle r0, r7, r0, lsl #30 │ │ │ │ @ instruction: 0xf153a806 │ │ │ │ - bmi 1b950f0 <__read_chk@plt+0x1b2fd1c> │ │ │ │ + bmi 1b94f20 <__read_chk@plt+0x1b2fb4c> │ │ │ │ ldrbtmi r4, [sl], #-2917 @ 0xfffff49b │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, pc, r0, asr #32 │ │ │ │ andslt r4, r1, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -50420,65 +50392,65 @@ │ │ │ │ stclmi 6, cr4, [r2], #-128 @ 0xffffff80 │ │ │ │ strtmi r9, [sl], -r5, lsl #22 │ │ │ │ ldmdbpl r4!, {r0, r3, r6, r9, sl, lr} │ │ │ │ stclmi 4, cr9, [r0], #-12 │ │ │ │ stmdavs r4!, {r2, r4, r5, r8, fp, ip, lr} │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ @ instruction: 0x411cf894 │ │ │ │ - bhi d0efc <__read_chk@plt+0x6bb28> │ │ │ │ + bhi d0e8c <__read_chk@plt+0x6bab8> │ │ │ │ strbeq pc, [r0], #-964 @ 0xfffffc3c @ │ │ │ │ @ instruction: 0xf0c19402 │ │ │ │ strmi pc, [r4], -sp, lsr #24 │ │ │ │ adcsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0x46034a58 │ │ │ │ ldmdavs r8!, {r0, r8, sp} │ │ │ │ vst3.16 {d20-d22}, [pc :256], sl │ │ │ │ vshl.s64 d23, d0, #4 │ │ │ │ @ instruction: 0xf7cd0500 │ │ │ │ - ldmdavs r8!, {r1, r2, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - ldcl 7, cr15, [ip], #-824 @ 0xfffffcc8 │ │ │ │ + ldmdavs r8!, {r1, r2, r3, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldc 7, cr15, [r4], #824 @ 0x338 │ │ │ │ ldmdavs r9!, {r0, r1, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ce2007 │ │ │ │ - vst2.8 {d30,d32}, [pc :128], r6 │ │ │ │ + vst2.16 {d30,d32}, [pc :64], lr │ │ │ │ @ instruction: 0xf1507096 │ │ │ │ - adcmi pc, r8, #28928 @ 0x7100 │ │ │ │ + adcmi pc, r8, #6400 @ 0x1900 │ │ │ │ stmdacs sp, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xe79cd1f3 │ │ │ │ ldmpl r3!, {r0, r3, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf15120f4 │ │ │ │ - @ instruction: 0xe750febb │ │ │ │ - mrc2 1, 5, pc, cr8, cr1, {2} │ │ │ │ + ldrb pc, [r0, -r3, ror #28] @ │ │ │ │ + mcr2 1, 3, pc, cr0, cr1, {2} @ │ │ │ │ stccs 7, cr14, [r0], {164} @ 0xa4 │ │ │ │ @ instruction: 0xf7ced186 │ │ │ │ - stmdavs r0, {r2, r3, r5, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xffd2f147 │ │ │ │ ldrb r4, [ip, -r4, lsl #12]! │ │ │ │ @ instruction: 0xf7ff6987 │ │ │ │ strmi pc, [r1], -r1, ror #29 │ │ │ │ ldrmi r4, [r8, r0, lsr #12]! │ │ │ │ ldmdbmi fp!, {r1, r2, r3, fp, ip, pc} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @ instruction: 0xe7554798 │ │ │ │ ldrbtmi r4, [ip], #-3129 @ 0xfffff3c7 │ │ │ │ @ instruction: 0xf7ffe773 │ │ │ │ pkhtbmi pc, r1, r3, asr #29 @ │ │ │ │ stmdals r6, {r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ orrvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blmi ccaca4 <__read_chk@plt+0xc658d0> │ │ │ │ + blmi ccac34 <__read_chk@plt+0xc65860> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311cf893 │ │ │ │ svceq 0x0002f013 │ │ │ │ movtcs fp, #36620 @ 0x8f0c │ │ │ │ - bmi adf4b0 <__read_chk@plt+0xa7a0dc> │ │ │ │ + bmi adf440 <__read_chk@plt+0xa7a06c> │ │ │ │ strls r2, [r2], #-1024 @ 0xfffffc00 │ │ │ │ ldmpl r5!, {r0, r5, r9, sl, lr} │ │ │ │ stmib sp, {r1, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1484500 │ │ │ │ andls pc, fp, r3, lsr #20 │ │ │ │ strtmi fp, [r1], -r8, asr #2 │ │ │ │ stmdage fp, {r1, r3, r5, r9, sl, lr} │ │ │ │ @@ -50502,128 +50474,128 @@ │ │ │ │ @ instruction: 0xf0c11004 │ │ │ │ @ instruction: 0xf858f981 │ │ │ │ stmdacs r0, {r3, r8, r9, sl, fp} │ │ │ │ stmdbls r5, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0c1980c │ │ │ │ strmi pc, [r4], -r3, lsr #20 │ │ │ │ @ instruction: 0xf7ce4628 │ │ │ │ - ldr lr, [r9, -r2, lsl #22] │ │ │ │ + @ instruction: 0xe719eb3a │ │ │ │ ldrbtmi r4, [ip], #-3088 @ 0xfffff3f0 │ │ │ │ @ instruction: 0xf7cee716 │ │ │ │ - svclt 0x0000e852 │ │ │ │ + svclt 0x0000e88a │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r8, [r8], -r8 │ │ │ │ - ldrshteq r8, [r8], -r6 │ │ │ │ + eorseq r8, r8, r8, ror #4 │ │ │ │ + eorseq r8, r8, r6, ror #4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq sp, fp, r2, ror r7 │ │ │ │ - ldrshteq r8, [r8], -lr │ │ │ │ + andseq sp, fp, r6, lsl #13 │ │ │ │ + eorseq r8, r8, lr, ror #2 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001bd6d0 │ │ │ │ - eorseq r3, r1, sl, ror r5 │ │ │ │ - andseq sp, fp, sl, lsr #12 │ │ │ │ - andseq sp, fp, sl, ror #10 │ │ │ │ - andseq sp, fp, r4, lsl #11 │ │ │ │ - andseq sp, fp, r8, ror #11 │ │ │ │ - andseq sp, fp, r2, asr r5 │ │ │ │ + andseq sp, fp, r4, ror #11 │ │ │ │ + eorseq r3, r1, lr, ror r4 │ │ │ │ + andseq sp, fp, lr, lsr r5 │ │ │ │ + andseq sp, fp, lr, ror r4 │ │ │ │ + mulseq fp, r8, r4 │ │ │ │ + @ instruction: 0x001bd4fc │ │ │ │ + andseq sp, fp, r6, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febedb60 <__read_chk@plt+0xfeb8878c> │ │ │ │ + bl febedaf0 <__read_chk@plt+0xfeb8871c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9], {248} @ 0xf8 │ │ │ │ - blcc a8178 <__read_chk@plt+0x42da4> │ │ │ │ + blcc a8108 <__read_chk@plt+0x42d34> │ │ │ │ svclt 0x0018447c │ │ │ │ stmdavs r0!, {r0, r8, r9, sp} │ │ │ │ svclt 0x00182800 │ │ │ │ stmdblt r3, {r8, r9, sp} │ │ │ │ stmdbmi r4, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf9e2f149 │ │ │ │ ldclt 0, cr6, [r0, #-128] @ 0xffffff80 │ │ │ │ - ldrshteq r6, [lr], -r0 │ │ │ │ - andseq sp, fp, lr, asr #8 │ │ │ │ + eorseq r6, lr, r0, ror #16 │ │ │ │ + andseq sp, fp, r2, ror #6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febedb9c <__read_chk@plt+0xfeb887c8> │ │ │ │ + bl febedb2c <__read_chk@plt+0xfeb88758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi ada944 <__read_chk@plt+0xa75570> │ │ │ │ - blmi b02bb0 <__read_chk@plt+0xa9d7dc> │ │ │ │ + bmi ada8d4 <__read_chk@plt+0xa75500> │ │ │ │ + blmi b02b40 <__read_chk@plt+0xa9d76c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdavc fp, {r0, r4, r8, ip, sp, pc} │ │ │ │ stmdblt fp!, {r2, r3, r9, sl, lr}^ │ │ │ │ - bmi 99fdc4 <__read_chk@plt+0x93a9f0> │ │ │ │ + bmi 99fd54 <__read_chk@plt+0x93a980> │ │ │ │ ldrbtmi r4, [sl], #-2850 @ 0xfffff4de │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4628d137 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ movwlt r4, #34310 @ 0x8606 │ │ │ │ andcs r4, r9, #475136 @ 0x74000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldc2 1, cr15, [ip], #-284 @ 0xfffffee4 │ │ │ │ stmiblt r8, {r0, r2, r9, sl, lr}^ │ │ │ │ strtmi r2, [r0], -r9, lsr #2 │ │ │ │ - blx ad2ec6 <__read_chk@plt+0xa6daf2> │ │ │ │ + blx ad2e56 <__read_chk@plt+0xa6da82> │ │ │ │ @ instruction: 0xb1a89000 │ │ │ │ ldmdbmi r7, {r0, r2, ip, sp, lr} │ │ │ │ ldrbtmi r6, [r9], #-2224 @ 0xfffff750 │ │ │ │ @ instruction: 0xffe6f0ff │ │ │ │ @ instruction: 0xf1044601 │ │ │ │ tstls r0, r9 │ │ │ │ @ instruction: 0xf147b189 │ │ │ │ - blx fecd57b0 <__read_chk@plt+0xfec703dc> │ │ │ │ + blx fecd5740 <__read_chk@plt+0xfec7036c> │ │ │ │ strbtmi pc, [r8], -r0, lsl #11 @ │ │ │ │ @ instruction: 0xf153096d │ │ │ │ - strb pc, [lr, sp, lsl #18] @ │ │ │ │ + @ instruction: 0xe7cef8b5 │ │ │ │ strb r2, [ip, r0, lsl #10] │ │ │ │ strtmi r4, [r2], -sp, lsl #18 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx fecd2f60 <__read_chk@plt+0xfec6db8c> │ │ │ │ + blx 16d2ef0 <__read_chk@plt+0x166db1c> │ │ │ │ stmdbmi fp, {r0, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1474479 │ │ │ │ - blx fecd5788 <__read_chk@plt+0xfec703b4> │ │ │ │ + blx fecd5718 <__read_chk@plt+0xfec70344> │ │ │ │ stmdbeq sp!, {r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7cde7bd │ │ │ │ - svclt 0x0000efbc │ │ │ │ - ldrsbteq r7, [r8], -ip │ │ │ │ + svclt 0x0000eff4 │ │ │ │ + eorseq r7, r8, ip, asr #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r8, r2, asr #29 │ │ │ │ - @ instruction: 0x001bd4f6 │ │ │ │ - andseq sp, fp, r6, ror #9 │ │ │ │ - andseq sp, fp, lr, asr #9 │ │ │ │ - @ instruction: 0x001bd4b8 │ │ │ │ + eorseq r7, r8, r2, lsr pc │ │ │ │ + andseq sp, fp, sl, lsl #8 │ │ │ │ + @ instruction: 0x001bd3fa │ │ │ │ + andseq sp, fp, r2, ror #7 │ │ │ │ + andseq sp, fp, ip, asr #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, fp, r0, asr #28 │ │ │ │ strmi r4, [ip], r0, asr #26 │ │ │ │ - blmi 10a7c78 <__read_chk@plt+0x10428a4> │ │ │ │ + blmi 10a7c08 <__read_chk@plt+0x1042834> │ │ │ │ ldrbtmi r4, [fp], #-3136 @ 0xfffff3c0 │ │ │ │ stmdavs sp!, {r0, r2, r4, r5, r6, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9509 │ │ │ │ andls r0, r3, r0, lsl #10 │ │ │ │ stmdavs fp, {r0, r3, r4, r8, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bpl feed4dec <__read_chk@plt+0xfee6fa18> │ │ │ │ + bpl feed4d7c <__read_chk@plt+0xfee6f9a8> │ │ │ │ rsble r2, r0, r0, lsl #26 │ │ │ │ ldrdge pc, [r0], #143 @ 0x8f @ │ │ │ │ - bleq d2be8 <__read_chk@plt+0x6d814> │ │ │ │ + bleq d2b78 <__read_chk@plt+0x6d7a4> │ │ │ │ ldrsbls pc, [ip], #143 @ 0x8f @ │ │ │ │ @ instruction: 0xf8df4696 │ │ │ │ stccc 0, cr8, [r4, #-880] @ 0xfffffc90 │ │ │ │ ldrbtmi r4, [r9], #1274 @ 0x4fa │ │ │ │ @ instruction: 0x465f44f8 │ │ │ │ andgt lr, r4, #3358720 @ 0x334000 │ │ │ │ ldrtmi lr, [r0], -r5 │ │ │ │ - @ instruction: 0xf8b6f153 │ │ │ │ + @ instruction: 0xf85ef153 │ │ │ │ @ instruction: 0xf1534620 │ │ │ │ - @ instruction: 0xf855f8b3 │ │ │ │ + @ instruction: 0xf855f85b │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ svccs 0x0000d034 │ │ │ │ stcge 1, cr13, [r8], {70} @ 0x46 │ │ │ │ movwcs sl, #7687 @ 0x1e07 │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf1359300 │ │ │ │ stmdavs sl!, {r0, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -50631,64 +50603,64 @@ │ │ │ │ svclt 0x00082a00 │ │ │ │ andcs r4, r5, r2, asr r6 │ │ │ │ svclt 0x00082b00 │ │ │ │ stmdbcs r0, {r0, r1, r3, r6, r9, sl, lr} │ │ │ │ strbmi fp, [r1], -r8, lsl #30 │ │ │ │ stmdbmi r2!, {r8, ip, pc} │ │ │ │ @ instruction: 0xf14c4479 │ │ │ │ - stmdbls r7, {r0, r1, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r7, {r0, r1, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff9803 │ │ │ │ @ instruction: 0x4683ff3d │ │ │ │ sbcsle r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0be4620 │ │ │ │ stmdacs r0, {r0, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmib sp, {r0, r2, r3, r6, r7, ip, lr, pc}^ │ │ │ │ ldrbmi r0, [pc], -r4, lsl #4 │ │ │ │ @ instruction: 0xf7ce9908 │ │ │ │ - ldmib sp, {r2, r3, r4, r5, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r2, r4, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ ldrmi r3, [r3], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xf8032200 │ │ │ │ strb r2, [r0, r1, lsl #24] │ │ │ │ @ instruction: 0xc010f8dd │ │ │ │ - bmi 583108 <__read_chk@plt+0x51dd34> │ │ │ │ + bmi 583098 <__read_chk@plt+0x51dcc4> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbtmi sp, [r0], -r9, lsl #2 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf04f8ff0 │ │ │ │ strb r0, [lr, r0, lsl #24]! │ │ │ │ @ instruction: 0xc010f8dd │ │ │ │ @ instruction: 0xf7cde7eb │ │ │ │ - svclt 0x0000ef24 │ │ │ │ - eorseq r7, r8, r8, lsl #28 │ │ │ │ + svclt 0x0000ef5c │ │ │ │ + eorseq r7, r8, r8, ror lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r8, r2, lsl #28 │ │ │ │ + eorseq r7, r8, r2, ror lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, pc, ip, lsl #28 │ │ │ │ - andseq sp, fp, r2, ror #8 │ │ │ │ - andseq sp, fp, r0, ror #8 │ │ │ │ - andseq sp, fp, r8, lsl r4 │ │ │ │ - eorseq r7, r8, r6, lsr sp │ │ │ │ + andseq lr, pc, r0, lsr #26 │ │ │ │ + andseq sp, fp, r6, ror r3 │ │ │ │ + andseq sp, fp, r4, ror r3 │ │ │ │ + andseq sp, fp, ip, lsr #6 │ │ │ │ + eorseq r7, r8, r6, lsr #27 │ │ │ │ rsccs pc, r7, r0, asr #4 │ │ │ │ eorle r4, r6, r1, lsl #5 │ │ │ │ svcvc 0x003af5b1 │ │ │ │ vhadd.s8 d29, d0, d6 │ │ │ │ addsmi r2, r1, #-1610612723 @ 0xa000000d │ │ │ │ @ instruction: 0xf04fd021 │ │ │ │ @ instruction: 0x477030ff │ │ │ │ ldcvs 8, cr6, [r9], {19} │ │ │ │ @ instruction: 0xf0017b09 │ │ │ │ stmdacs r1, {r0, r1} │ │ │ │ stmiblt r8!, {r1, r3, r4, ip, lr, pc}^ │ │ │ │ tstpeq r4, r1 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00152900 │ │ │ │ tstcs r1, r2, lsl #2 │ │ │ │ - ldceq 0, cr15, [pc], #-316 @ 96a9c <__read_chk@plt+0x316c8> │ │ │ │ + ldceq 0, cr15, [pc], #-316 @ 96a2c <__read_chk@plt+0x31658> │ │ │ │ mrrceq 0, 4, pc, r8, cr15 @ │ │ │ │ andcs r6, r1, fp, asr r8 │ │ │ │ andgt pc, r1, r3, lsl #17 │ │ │ │ ldcvs 8, cr6, [fp], {19} │ │ │ │ vqrdmlah.s32 d23, d1, d10 │ │ │ │ tstvc sl, #268435456 @ 0x10000000 │ │ │ │ andcs r4, pc, r0, ror r7 @ │ │ │ │ @@ -50704,15 +50676,15 @@ │ │ │ │ strbeq pc, [r8], #2252 @ 0x8cc @ │ │ │ │ @ instruction: 0xf8df4684 │ │ │ │ @ instruction: 0xf8df0700 │ │ │ │ @ instruction: 0xf6ad3700 │ │ │ │ ldrbtmi r3, [r8], #-3348 @ 0xfffff2ec │ │ │ │ usatcs pc, #24, pc, asr #17 @ │ │ │ │ stmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - bleq d2d74 <__read_chk@plt+0x6d9a0> │ │ │ │ + bleq d2d04 <__read_chk@plt+0x6d930> │ │ │ │ stmiapl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3b0c │ │ │ │ @ instruction: 0xf50c0300 │ │ │ │ tstls r3, #64, 6 │ │ │ │ @ instruction: 0x36dcf8df │ │ │ │ ldmpl r3, {r0, r4, r8, ip, pc}^ │ │ │ │ @@ -50721,52 +50693,52 @@ │ │ │ │ ldrbtmi ip, [fp], #-84 @ 0xffffffac │ │ │ │ @ instruction: 0xf8df9317 │ │ │ │ andsls r3, r2, #208, 12 @ 0xd000000 │ │ │ │ tstls r6, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0x36c8f8df │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ cmppvs ip, #-805306368 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ - blge 77b8a8 <__read_chk@plt+0x7164d4> │ │ │ │ - blls 57b8d0 <__read_chk@plt+0x5164fc> │ │ │ │ + blge 77b838 <__read_chk@plt+0x716464> │ │ │ │ + blls 57b860 <__read_chk@plt+0x51648c> │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs lr, {r1, r3, r7, pc}^ │ │ │ │ vmovcs.32 r9, d14[0] │ │ │ │ andlt pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0x261ebfb8 │ │ │ │ mrccs 8, 4, r6, cr6, cr12, {0} │ │ │ │ ldrcs fp, [r6], r8, lsr #31 │ │ │ │ stmdavs r3!, {r2, r4, r8, r9, ip, sp, pc} │ │ │ │ stcls 1, cr11, [sl, #-1004] @ 0xfffffc14 │ │ │ │ svcls 0x001646b0 │ │ │ │ @ instruction: 0xf7f74648 │ │ │ │ @ instruction: 0xf8d9f95d │ │ │ │ stmdavs r1!, {ip, sp} │ │ │ │ - bvs fe71ecbc <__read_chk@plt+0xfe6b98e8> │ │ │ │ - blpl 2913cc <__read_chk@plt+0x22bff8> │ │ │ │ + bvs fe71ec4c <__read_chk@plt+0xfe6b9878> │ │ │ │ + blpl 29135c <__read_chk@plt+0x22bf88> │ │ │ │ @ instruction: 0xf042619f │ │ │ │ @ instruction: 0xf8a30202 │ │ │ │ addsvs fp, sl, #10 │ │ │ │ @ instruction: 0xf7cd2205 │ │ │ │ - @ instruction: 0xf8d9eeee │ │ │ │ + @ instruction: 0xf8d9ef26 │ │ │ │ @ instruction: 0xf16c6000 │ │ │ │ - ldrshtvs pc, [r0], #-165 @ 0xffffff5b @ │ │ │ │ + @ instruction: 0x6070fa9d │ │ │ │ svccc 0x0004f854 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - blls 4e8600 <__read_chk@plt+0x48322c> │ │ │ │ - blcs b0e58 <__read_chk@plt+0x4ba84> │ │ │ │ + blls 4e8590 <__read_chk@plt+0x4831bc> │ │ │ │ + blcs b0de8 <__read_chk@plt+0x4ba14> │ │ │ │ ldmdavs ip, {r0, r1, r5, r6, ip, lr, pc} │ │ │ │ rsble r2, r0, r0, lsl #24 │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ smlsdcs r0, sp, r0, sp │ │ │ │ stmiavs r3!, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ svcmi 0x0080f1b3 │ │ │ │ andcs sp, r5, #15 │ │ │ │ @ instruction: 0xf7cd2000 │ │ │ │ - @ instruction: 0xf14aeed0 │ │ │ │ + @ instruction: 0xf14aef08 │ │ │ │ addmi pc, r5, #2572288 @ 0x274000 │ │ │ │ @ instruction: 0x4605bfb8 │ │ │ │ @ instruction: 0xb1206960 │ │ │ │ @ instruction: 0xf996f14a │ │ │ │ svclt 0x00b84287 │ │ │ │ @ instruction: 0xf8544607 │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip} │ │ │ │ @@ -50776,116 +50748,116 @@ │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ @ instruction: 0xf1050a64 │ │ │ │ svccs 0x0000030b │ │ │ │ adcshi pc, r2, #64, 6 │ │ │ │ andeq pc, r4, #-2147483646 @ 0x80000002 │ │ │ │ ldrmi r9, [r3], #-2327 @ 0xfffff6e9 │ │ │ │ addsmi r9, lr, #12, 2 │ │ │ │ - blne fe78d62c <__read_chk@plt+0xfe728258> │ │ │ │ + blne fe78d5bc <__read_chk@plt+0xfe7281e8> │ │ │ │ movweq pc, #25027 @ 0x61c3 @ │ │ │ │ stmiavc r3!, {r0, r1, r5, r9, fp, sp, lr, pc}^ │ │ │ │ movweq pc, #20744 @ 0x5108 @ │ │ │ │ tstpeq r3, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ tstls r9, fp, lsr #8 │ │ │ │ addsmi r4, r6, #436207616 @ 0x1a000000 │ │ │ │ addhi pc, ip, #128, 4 │ │ │ │ andeq pc, r1, #-2147483646 @ 0x80000002 │ │ │ │ addsmi r4, lr, #318767104 @ 0x13000000 │ │ │ │ addhi pc, r3, #128, 4 │ │ │ │ - bl feb1dbf0 <__read_chk@plt+0xfeab881c> │ │ │ │ + bl feb1db80 <__read_chk@plt+0xfeab87ac> │ │ │ │ @ instruction: 0xf1ba0a03 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ @ instruction: 0xf8df82ad │ │ │ │ ldrbtmi r3, [fp], #-1452 @ 0xfffffa54 │ │ │ │ - bl 1fb9c8 <__read_chk@plt+0x1965f4> │ │ │ │ + bl 1fb958 <__read_chk@plt+0x196584> │ │ │ │ movwls r0, #54026 @ 0xd30a │ │ │ │ @ instruction: 0xf8c9e018 │ │ │ │ ldrbcs r3, [r0], -r0 │ │ │ │ ldmdavs ip, {r0, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ ldmdavs fp, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - blcs a06f4 <__read_chk@plt+0x3b320> │ │ │ │ + blcs a0684 <__read_chk@plt+0x3b2b0> │ │ │ │ @ instruction: 0xf8dfd19b │ │ │ │ strcs r3, [r0, #-1416] @ 0xfffffa78 │ │ │ │ ldrbtmi r4, [fp], #-1706 @ 0xfffff956 │ │ │ │ @ instruction: 0xf04f930c │ │ │ │ - bl 318de0 <__read_chk@plt+0x2b3a0c> │ │ │ │ + bl 318d70 <__read_chk@plt+0x2b399c> │ │ │ │ movwls r0, #54021 @ 0xd305 │ │ │ │ movwls r2, #37641 @ 0x9309 │ │ │ │ @ instruction: 0xf8df4648 │ │ │ │ @ instruction: 0xf7f74570 │ │ │ │ @ instruction: 0xf8d9f8c9 │ │ │ │ - blls 332de0 <__read_chk@plt+0x2cda0c> │ │ │ │ + blls 332d70 <__read_chk@plt+0x2cd99c> │ │ │ │ @ instruction: 0xf8df447c │ │ │ │ strtmi r6, [r0], -r4, ror #10 │ │ │ │ - blcc 291508 <__read_chk@plt+0x22c134> │ │ │ │ + blcc 291498 <__read_chk@plt+0x22c0c4> │ │ │ │ ldrbtmi r6, [lr], #-2747 @ 0xfffff545 │ │ │ │ andlt pc, sl, r7, lsr #17 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r6, fp, #-2147483601 @ 0x8000002f │ │ │ │ - blx 19533b0 <__read_chk@plt+0x18edfdc> │ │ │ │ + blx 353340 <__read_chk@plt+0x2edf6c> │ │ │ │ @ instruction: 0x46486078 │ │ │ │ @ instruction: 0xf8b2f7f7 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ andcs r9, r0, sl, lsl #20 │ │ │ │ ldrne pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ - blcs 291524 <__read_chk@plt+0x22c150> │ │ │ │ + blcs 2914b4 <__read_chk@plt+0x22c0e0> │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ @ instruction: 0xf8a3619e │ │ │ │ @ instruction: 0xf042b00a │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7cd2205 │ │ │ │ - @ instruction: 0xf8dfee40 │ │ │ │ + @ instruction: 0xf8dfee78 │ │ │ │ strmi r1, [r7], -r0, lsr #10 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7cd2000 │ │ │ │ - stmdbls r9, {r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r9, {r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ andvc lr, r1, sp, asr #19 │ │ │ │ strcs pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ svcls 0x000b460b │ │ │ │ tstls r0, sl, ror r4 │ │ │ │ vst1.8 {d20-d22}, [pc :256], r8 │ │ │ │ @ instruction: 0xf14a6196 │ │ │ │ @ instruction: 0x4638fafd │ │ │ │ - strtlt pc, [pc], #2183 @ 96e60 <__read_chk@plt+0x31a8c> │ │ │ │ + strtlt pc, [pc], #2183 @ 96df0 <__read_chk@plt+0x31a1c> │ │ │ │ @ instruction: 0xf8d9970b │ │ │ │ @ instruction: 0xf16c7000 │ │ │ │ - rsbsvs pc, r8, sp, lsr #20 │ │ │ │ + ldrsbtvs pc, [r8], #-149 @ 0xffffff6b @ │ │ │ │ @ instruction: 0xf7f74648 │ │ │ │ @ instruction: 0xf8d9f87d │ │ │ │ - bls 322e78 <__read_chk@plt+0x2bdaa4> │ │ │ │ + bls 322e08 <__read_chk@plt+0x2bda34> │ │ │ │ stmib r3, {r2, r3, fp, ip, pc}^ │ │ │ │ - bvs fe721a9c <__read_chk@plt+0xfe6bc6c8> │ │ │ │ + bvs fe721a2c <__read_chk@plt+0xfe6bc658> │ │ │ │ @ instruction: 0xf042619e │ │ │ │ @ instruction: 0xf8a30202 │ │ │ │ addsvs fp, sl, #10 │ │ │ │ - ldmda r6, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda lr, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x212d9e0d │ │ │ │ ldrtmi r4, [r0], -r6, lsl #8 │ │ │ │ mrc2 1, 7, pc, cr4, cr4, {1} │ │ │ │ ldrtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ strhi lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ stcls 2, cr2, [fp], {1} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd6004 │ │ │ │ strtmi r8, [r0], -r4 │ │ │ │ - stmda sl, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r2, {r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8844620 │ │ │ │ @ instruction: 0xf8d9b4af │ │ │ │ @ instruction: 0xf16c4000 │ │ │ │ - blls 5156bc <__read_chk@plt+0x4b02e8> │ │ │ │ + blls 5154ec <__read_chk@plt+0x4b0118> │ │ │ │ ldmdavs lr, {r5, r6, sp, lr}^ │ │ │ │ rsbsle r2, lr, r0, lsl #28 │ │ │ │ stccs 8, cr6, [r0], {52} @ 0x34 │ │ │ │ andshi pc, fp, #0 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr6, {1} │ │ │ │ @ instruction: 0xf8dfd077 │ │ │ │ - blx 4600bc <__read_chk@plt+0x3face8> │ │ │ │ + blx 46004c <__read_chk@plt+0x3fac78> │ │ │ │ strcs pc, [r0], -r8, lsl #15 │ │ │ │ ldrbtmi r9, [sl], #-1801 @ 0xfffff8f7 │ │ │ │ @ instruction: 0xf8df920d │ │ │ │ strtmi r2, [pc], -r8, ror #8 │ │ │ │ @ instruction: 0x469a4655 │ │ │ │ andls r4, pc, #2046820352 @ 0x7a000000 │ │ │ │ stmdbls sl, {r6, sp, lr, pc} │ │ │ │ @@ -50894,121 +50866,121 @@ │ │ │ │ stmdbls r9, {r0, r3, r4, r7, r8, sp, lr} │ │ │ │ suble r8, lr, r9, asr r1 │ │ │ │ stmdavs r1!, {r1, r5, r8, r9, fp, ip, sp, lr}^ │ │ │ │ andeq pc, r3, #18 │ │ │ │ @ instruction: 0xf8da6219 │ │ │ │ svclt 0x00081004 │ │ │ │ stmdaeq r0!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - strne lr, [pc], #-2499 @ 96f30 <__read_chk@plt+0x31b5c> │ │ │ │ - bcs 10af48 <__read_chk@plt+0xa5b74> │ │ │ │ + strne lr, [pc], #-2499 @ 96ec0 <__read_chk@plt+0x31aec> │ │ │ │ + bcs 10aed8 <__read_chk@plt+0xa5b04> │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ @ instruction: 0xf04f0858 │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r4, r5, fp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldc 7, cr15, [r2, #820]! @ 0x334 │ │ │ │ + stcl 7, cr15, [sl, #820]! @ 0x334 │ │ │ │ stmdbls ip, {r1, r5, r6, r8, fp, sp, lr} │ │ │ │ tstls r3, r3, asr #12 │ │ │ │ @ instruction: 0xf8dd2a00 │ │ │ │ stmdbls sp, {r2, r3, r5, pc} │ │ │ │ strbmi r9, [r0], -r2 │ │ │ │ strmi fp, [sl], -r8, lsl #30 │ │ │ │ strpl lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ orrsvs pc, r6, pc, asr #8 │ │ │ │ stmib sp, {r1, r2, r9, ip, pc}^ │ │ │ │ - bls 434b70 <__read_chk@plt+0x3cf79c> │ │ │ │ - blx 1cd349c <__read_chk@plt+0x1c6e0c8> │ │ │ │ + bls 434b00 <__read_chk@plt+0x3cf72c> │ │ │ │ + blx 1cd342c <__read_chk@plt+0x1c6e058> │ │ │ │ @ instruction: 0xf8d94640 │ │ │ │ @ instruction: 0xf16c8000 │ │ │ │ - @ instruction: 0xf8c8f9a3 │ │ │ │ + @ instruction: 0xf8c8f94b │ │ │ │ @ instruction: 0xf8540004 │ │ │ │ teqlt r3, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf7f64648 │ │ │ │ @ instruction: 0xf8d9ffef │ │ │ │ stmiavs r2!, {ip, sp} │ │ │ │ @ instruction: 0xd1b62e00 │ │ │ │ svcmi 0x0080f1b2 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ cmphi sl, r9, lsl #20 │ │ │ │ - bmi ffc8afb8 <__read_chk@plt+0xffc25be4> │ │ │ │ + bmi ffc8af48 <__read_chk@plt+0xffc25b74> │ │ │ │ ldrbtmi r4, [sl], #-1566 @ 0xfffff9e2 │ │ │ │ @ instruction: 0xe7b3619a │ │ │ │ ldrbtmi r4, [sl], #-2797 @ 0xfffff513 │ │ │ │ - bvs fe72f620 <__read_chk@plt+0xfe6ca24c> │ │ │ │ + bvs fe72f5b0 <__read_chk@plt+0xfe6ca1dc> │ │ │ │ @ instruction: 0xf0426820 │ │ │ │ @ instruction: 0xf8c30202 │ │ │ │ addsvs fp, sl, #32 │ │ │ │ @ instruction: 0xf16c9310 │ │ │ │ - blls 4d55c0 <__read_chk@plt+0x4701ec> │ │ │ │ + blls 4d53f0 <__read_chk@plt+0x47001c> │ │ │ │ @ instruction: 0xf8546058 │ │ │ │ - blcs a6c34 <__read_chk@plt+0x41860> │ │ │ │ + blcs a6bc4 <__read_chk@plt+0x417f0> │ │ │ │ ldcls 1, cr13, [r4, #-864] @ 0xfffffca0 │ │ │ │ stmibmi r4!, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bllt d16f8 <__read_chk@plt+0x6c324> │ │ │ │ - bllt 1516fc <__read_chk@plt+0xec328> │ │ │ │ + bllt d1688 <__read_chk@plt+0x6c2b4> │ │ │ │ + bllt 15168c <__read_chk@plt+0xec2b8> │ │ │ │ andslt pc, r0, r5, asr #17 │ │ │ │ - ldcl 7, cr15, [lr, #-820] @ 0xfffffccc │ │ │ │ + ldc 7, cr15, [r6, #820] @ 0x334 │ │ │ │ @ instruction: 0x460449df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7cd4479 │ │ │ │ - @ instruction: 0x4623ed58 │ │ │ │ + @ instruction: 0x4623ed90 │ │ │ │ ldrtmi r9, [r2], -r0 │ │ │ │ @ instruction: 0x46299815 │ │ │ │ - bllt 111740 <__read_chk@plt+0xac36c> │ │ │ │ + bllt 1116d0 <__read_chk@plt+0xac2fc> │ │ │ │ @ instruction: 0xf90ef7f7 │ │ │ │ @ instruction: 0xf040280f │ │ │ │ - bls 5775b0 <__read_chk@plt+0x5121dc> │ │ │ │ + bls 577540 <__read_chk@plt+0x51216c> │ │ │ │ @ instruction: 0xf8cdae19 │ │ │ │ svcge 0x001ab068 │ │ │ │ addlt pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0xf892ad20 │ │ │ │ @ instruction: 0xf04f30f4 │ │ │ │ @ instruction: 0xf50d0800 │ │ │ │ @ instruction: 0xf043648d │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ - blmi ff42340c <__read_chk@plt+0xff3be038> │ │ │ │ + blmi ff42339c <__read_chk@plt+0xff3bdfc8> │ │ │ │ eorsvs r2, r2, r0, asr #4 │ │ │ │ @ instruction: 0xf8529a12 │ │ │ │ - blmi ff3bf054 <__read_chk@plt+0xff359c80> │ │ │ │ + blmi ff3befe4 <__read_chk@plt+0xff359c10> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ andcs r9, r5, #147456 @ 0x24000 │ │ │ │ @ instruction: 0xf7cd2000 │ │ │ │ - vadd.f32 d30, d0, d28 │ │ │ │ + vadd.f32 q15, q0, q10 │ │ │ │ @ instruction: 0x460112f3 │ │ │ │ @ instruction: 0xf7ce4620 │ │ │ │ - @ instruction: 0xf8dae826 │ │ │ │ + @ instruction: 0xf8dae85e │ │ │ │ @ instruction: 0xf8843000 │ │ │ │ andcs fp, r0, #-1073741764 @ 0xc000003c │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34628 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ strhi lr, [r2], -sp, asr #19 │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ strls fp, [r0], #-4 │ │ │ │ - blx ffad35c6 <__read_chk@plt+0xffa6e1f2> │ │ │ │ + blx fe4d3556 <__read_chk@plt+0xfe46e182> │ │ │ │ andsle r2, r5, r3, lsl #16 │ │ │ │ eorle r2, r4, r1, lsl #16 │ │ │ │ @ instruction: 0xf1334628 │ │ │ │ ldrtmi pc, [r9], -fp, asr #26 @ │ │ │ │ @ instruction: 0xf0e34628 │ │ │ │ movwlt pc, #36635 @ 0x8f1b @ │ │ │ │ - blcs b1194 <__read_chk@plt+0x4bdc0> │ │ │ │ + blcs b1124 <__read_chk@plt+0x4bd50> │ │ │ │ andcs sp, r4, #208 @ 0xd0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - blx ff9d3266 <__read_chk@plt+0xff96de92> │ │ │ │ + blx ff9d31f6 <__read_chk@plt+0xff96de22> │ │ │ │ @ instruction: 0xf1524638 │ │ │ │ - @ instruction: 0xe7c7fdbf │ │ │ │ + strb pc, [r7, r7, ror #26] @ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ strtmi sp, [r8], -r5 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [r2, #-204]! @ 0xffffff34 │ │ │ │ strtmi lr, [r8], -sl, ror #15 │ │ │ │ stc2 1, cr15, [lr, #-204]! @ 0xffffff34 │ │ │ │ - bls 529f7c <__read_chk@plt+0x4c4ba8> │ │ │ │ + bls 529f0c <__read_chk@plt+0x4c4b38> │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ stmiami r8!, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0e84478 │ │ │ │ strb pc, [sl, #3299] @ 0xce3 @ │ │ │ │ andls r9, r9, r3, lsl fp │ │ │ │ @ instruction: 0x73acf8d3 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r4, r6, r8, ip, sp, pc} │ │ │ │ @@ -51017,61 +50989,61 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmvs pc!, {r0, r3, r6, r7, pc} @ │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ andcs r4, r5, #2588672 @ 0x278000 │ │ │ │ @ instruction: 0xf50d2000 │ │ │ │ ldrbtmi r7, [r9], #-2077 @ 0xfffff7e3 │ │ │ │ @ instruction: 0xf7cd2700 │ │ │ │ - @ instruction: 0xf44fecca │ │ │ │ + @ instruction: 0xf44fed02 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ andcs r0, r1, #0, 10 │ │ │ │ @ instruction: 0x46204619 │ │ │ │ - cdp 7, 13, cr15, cr4, cr13, {6} │ │ │ │ + svc 0x000cf7cd │ │ │ │ andlt pc, r0, r8, lsl #17 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ strbmi r2, [r0], -r0, lsl #4 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ vst2. {d22-d23}, [pc :64], r9 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ submi r7, r9, #2097152 @ 0x200000 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf14e9400 │ │ │ │ - stmdacs r3, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r3, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, fp, r0 │ │ │ │ adcsle r2, lr, r1, lsl #16 │ │ │ │ strbmi r4, [r7], -r0, asr #12 │ │ │ │ stc2l 1, cr15, [r4], #204 @ 0xcc │ │ │ │ - blcs b5218 <__read_chk@plt+0x4fe44> │ │ │ │ + blcs b51a8 <__read_chk@plt+0x4fdd4> │ │ │ │ @ instruction: 0xf8dad06a │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blls 5788cc <__read_chk@plt+0x5134f8> │ │ │ │ + blls 57885c <__read_chk@plt+0x513488> │ │ │ │ stmdbcc ip!, {r3, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x43acf8d3 │ │ │ │ @ instruction: 0xf04fb174 │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ - bleq 1135bc <__read_chk@plt+0xae1e8> │ │ │ │ + bleq 11354c <__read_chk@plt+0xae178> │ │ │ │ strtmi fp, [r9], -r8, lsr #2 │ │ │ │ @ instruction: 0xffa4f146 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmiavs r4!, {r0, r2, r3, r7, pc} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - blcc 10d5508 <__read_chk@plt+0x1070134> │ │ │ │ + blcc 10d5498 <__read_chk@plt+0x10700c4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs ip, {r2, r5, r7, pc} │ │ │ │ tstcs r8, r4, lsl #12 │ │ │ │ - bls 3036e8 <__read_chk@plt+0x29e314> │ │ │ │ + bls 303678 <__read_chk@plt+0x29e2a4> │ │ │ │ svcne 0x0004f853 │ │ │ │ stmdbcs r0, {r0, r9, ip, sp} │ │ │ │ @ instruction: 0x0094d1fa │ │ │ │ tstpeq r8, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5081d26 │ │ │ │ @ instruction: 0xf1536034 │ │ │ │ - @ instruction: 0x4629fb79 │ │ │ │ + strtmi pc, [r9], -r1, lsr #22 │ │ │ │ @ instruction: 0xf8d84638 │ │ │ │ @ instruction: 0xf1365b40 │ │ │ │ @ instruction: 0xf8d8fa5b │ │ │ │ andcs r3, r0, #64, 22 @ 0x10000 │ │ │ │ orrspl r5, sl, r8, lsr #2 │ │ │ │ strbmi r2, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0b22101 │ │ │ │ @@ -51080,113 +51052,113 @@ │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xb11b32b8 │ │ │ │ @ instruction: 0xf0417e19 │ │ │ │ ldrvc r0, [r9], -r2, lsl #2 │ │ │ │ @ instruction: 0x33acf8d2 │ │ │ │ @ instruction: 0xf504b133 │ │ │ │ eorcc r5, ip, lr, asr #32 │ │ │ │ - blx 535a4 │ │ │ │ + blx 53534 │ │ │ │ ldrdmi pc, [r0], -sl │ │ │ │ - bleq fd5580 <__read_chk@plt+0xf701ac> │ │ │ │ + bleq fd5510 <__read_chk@plt+0xf7013c> │ │ │ │ stmdavs r3, {r3, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0e3b13b │ │ │ │ @ instruction: 0xf504faa3 │ │ │ │ @ instruction: 0xf8da5340 │ │ │ │ @ instruction: 0xf8c34000 │ │ │ │ @ instruction: 0xf8d403ac │ │ │ │ strhcs r0, [r0, -ip] │ │ │ │ stc2l 0, cr15, [r8, #-876] @ 0xfffffc94 │ │ │ │ movwls r2, #37633 @ 0x9301 │ │ │ │ @ instruction: 0xf8929a13 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ - bmi 13e3624 <__read_chk@plt+0x137e250> │ │ │ │ + bmi 13e35b4 <__read_chk@plt+0x137e1e0> │ │ │ │ ldrbtmi r4, [sl], #-2867 @ 0xfffff4cd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - blcc 3d55d4 <__read_chk@plt+0x370200> │ │ │ │ + blcc 3d5564 <__read_chk@plt+0x370190> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r8, r0, lsl #6 │ │ │ │ @ instruction: 0xf60d9809 │ │ │ │ pop {r2, r4, r8, sl, fp, ip, sp} │ │ │ │ strdlt r8, [r7, -r0]! │ │ │ │ strbmi r2, [r0], -r0, lsl #14 │ │ │ │ mrrc2 1, 3, pc, sl, cr3 @ │ │ │ │ - blmi 1190fe0 <__read_chk@plt+0x112bc0c> │ │ │ │ + blmi 1190f70 <__read_chk@plt+0x112bb9c> │ │ │ │ ldmpl r7, {r1, r4, r9, fp, ip, pc}^ │ │ │ │ - blmi 1151264 <__read_chk@plt+0x10ebe90> │ │ │ │ + blmi 11511f4 <__read_chk@plt+0x10ebe20> │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ movweq lr, #43781 @ 0xab05 │ │ │ │ ldr r9, [sp, #781] @ 0x30d │ │ │ │ andcs r4, r5, #1032192 @ 0xfc000 │ │ │ │ @ instruction: 0xf7cd4479 │ │ │ │ - andcs lr, r4, #8, 24 @ 0x800 │ │ │ │ + andcs lr, r4, #64, 24 @ 0x4000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf06c4610 │ │ │ │ str pc, [sp, -r9, ror #21]! │ │ │ │ ldrbmi r4, [r3], #-2618 @ 0xfffff5c6 │ │ │ │ andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ strb r4, [ip, #-1618] @ 0xfffff9ae │ │ │ │ - blcc 10d561c <__read_chk@plt+0x1070248> │ │ │ │ + blcc 10d55ac <__read_chk@plt+0x10701d8> │ │ │ │ @ instruction: 0xf853b1db │ │ │ │ - bl 15f370 <__read_chk@plt+0xf9f9c> │ │ │ │ - bcs 974f4 <__read_chk@plt+0x32120> │ │ │ │ + bl 15f300 <__read_chk@plt+0xf9f2c> │ │ │ │ + bcs 97484 <__read_chk@plt+0x320b0> │ │ │ │ svcge 0x0071f43f │ │ │ │ - ldc2 1, cr15, [r4], #328 @ 0x148 │ │ │ │ - blmi 10d5634 <__read_chk@plt+0x1070260> │ │ │ │ + mrrc2 1, 5, pc, ip, cr2 @ │ │ │ │ + blmi 10d55c4 <__read_chk@plt+0x10701f0> │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf9dcf136 │ │ │ │ eoreq pc, fp, r4, asr #16 │ │ │ │ movwcs lr, #1922 @ 0x782 │ │ │ │ str r9, [sp, r9, lsl #6]! │ │ │ │ @ instruction: 0xf04f4b2c │ │ │ │ ldrbtmi r0, [fp], #-2560 @ 0xfffff600 │ │ │ │ strcc lr, [ip, #-2509] @ 0xfffff633 │ │ │ │ andcs lr, r8, ip, ror #10 │ │ │ │ - mrc2 1, 0, pc, cr6, cr2, {2} │ │ │ │ + ldc2 1, cr15, [lr, #328]! @ 0x148 │ │ │ │ strmi r4, [r4], -r9, lsr #12 │ │ │ │ @ instruction: 0xf8c84638 │ │ │ │ @ instruction: 0xf1364b40 │ │ │ │ @ instruction: 0xf8d8f9c5 │ │ │ │ andcs r3, r0, #64, 22 @ 0x10000 │ │ │ │ subsvs r6, sl, r0, lsr #32 │ │ │ │ strtmi lr, [r6], -r8, ror #14 │ │ │ │ @ instruction: 0xf7cde65d │ │ │ │ - svclt 0x0000eb50 │ │ │ │ - eorseq r7, r8, sl, asr ip │ │ │ │ + svclt 0x0000eb88 │ │ │ │ + eorseq r7, r8, sl, asr #25 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r8, ip, asr #24 │ │ │ │ + ldrhteq r7, [r8], -ip │ │ │ │ muleq r0, r0, r2 │ │ │ │ - eoreq r6, r9, sl, asr #19 │ │ │ │ + ldrdeq r6, [r9], -lr @ │ │ │ │ @ instruction: 0xffffff31 │ │ │ │ - andseq sp, fp, ip, lsl #6 │ │ │ │ - andseq r0, ip, r2, lsl #4 │ │ │ │ - eorseq r4, r1, r2, lsl #23 │ │ │ │ - eorseq r4, r1, r0, ror #22 │ │ │ │ + andseq sp, fp, r0, lsr #4 │ │ │ │ + andseq r0, ip, r6, lsl r1 │ │ │ │ + eorseq r4, r1, r6, lsl #21 │ │ │ │ + eorseq r4, r1, r4, ror #20 │ │ │ │ @ instruction: 0xfffffdab │ │ │ │ - eoreq r1, r5, lr, asr #4 │ │ │ │ - andseq sp, fp, r6, lsl r1 │ │ │ │ - andseq sp, fp, r4, lsl r1 │ │ │ │ - andseq sp, fp, r4, asr #1 │ │ │ │ - eorseq r4, r1, lr, asr #20 │ │ │ │ + eoreq r1, r5, r2, ror #2 │ │ │ │ + andseq sp, fp, sl, lsr #32 │ │ │ │ + andseq sp, fp, r8, lsr #32 │ │ │ │ + @ instruction: 0x001bcfd8 │ │ │ │ + eorseq r4, r1, r2, asr r9 │ │ │ │ @ instruction: 0xfffffc99 │ │ │ │ @ instruction: 0xfffffbef │ │ │ │ @ instruction: 0xfffffbe7 │ │ │ │ - @ instruction: 0x001bcfb6 │ │ │ │ - eoreq r2, pc, ip, asr r4 @ │ │ │ │ + andseq ip, fp, sl, asr #29 │ │ │ │ + eoreq r2, pc, r0, ror r3 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, fp, r0, ror #30 │ │ │ │ + andseq ip, fp, r4, ror lr │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ - andseq ip, fp, r0, ror #29 │ │ │ │ - andseq ip, fp, sl, ror #29 │ │ │ │ - eorseq r7, r8, lr, lsr #12 │ │ │ │ + @ instruction: 0x001bcdf4 │ │ │ │ + @ instruction: 0x001bcdfe │ │ │ │ + mlaseq r8, lr, r6, r7 │ │ │ │ andeq r1, r0, r8, ror r3 │ │ │ │ - andseq pc, fp, ip, lsl #26 │ │ │ │ - andseq ip, fp, r4, lsr sp │ │ │ │ - mlaseq r1, r0, r6, r4 │ │ │ │ - eorseq r4, r1, r2, asr r6 │ │ │ │ + andseq pc, fp, r0, lsr #24 │ │ │ │ + andseq ip, fp, r8, asr #24 │ │ │ │ + mlaseq r1, r4, r5, r4 │ │ │ │ + eorseq r4, r1, r6, asr r5 │ │ │ │ svclt 0x00183800 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrmi r4, [pc], -r1, ror #20 │ │ │ │ @@ -51197,124 +51169,124 @@ │ │ │ │ ldmpl r3, {r4, r5, ip, pc}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbmi fp, {r4, r7, pc}^ │ │ │ │ strmi r4, [r4], -r2, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - ldc2l 1, cr15, [r2, #300] @ 0x12c │ │ │ │ + ldc2l 1, cr15, [sl, #-300]! @ 0xfffffed4 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ cmnle r1, r0, lsl #20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ stccs 8, cr7, [r0, #-148] @ 0xffffff6c │ │ │ │ addshi pc, r0, r0 │ │ │ │ - ldc 7, cr15, [sl], #-820 @ 0xfffffccc │ │ │ │ + ldcl 7, cr15, [r2], #-820 @ 0xfffffccc │ │ │ │ and r6, r4, r3, lsl #16 │ │ │ │ svcpl 0x0001f814 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf8338087 │ │ │ │ ldreq r2, [r2], #21 │ │ │ │ @ instruction: 0xb11ed4f6 │ │ │ │ @ instruction: 0xf16b4620 │ │ │ │ - eorsvs pc, r0, r1, asr pc @ │ │ │ │ + ldrshtvs pc, [r0], -r9 @ │ │ │ │ @ instruction: 0xf7cd4620 │ │ │ │ - stclne 13, cr14, [r5], {74} @ 0x4a │ │ │ │ + stclne 13, cr14, [r5], {130} @ 0x82 │ │ │ │ @ instruction: 0xf1524628 │ │ │ │ - blmi 1296a20 <__read_chk@plt+0x123164c> │ │ │ │ + blmi 1296850 <__read_chk@plt+0x123147c> │ │ │ │ andcs r4, r1, #42991616 @ 0x2900000 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #1 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stcl 7, cr15, [r6, #-820] @ 0xfffffccc │ │ │ │ + ldcl 7, cr15, [lr, #-820]! @ 0xfffffccc │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0424b41 │ │ │ │ @ instruction: 0xf8c90201 │ │ │ │ @ instruction: 0xf8582000 │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ cdp2 0, 1, cr15, cr8, cr11, {3} │ │ │ │ ldc2 0, cr15, [lr, #-428]! @ 0xfffffe54 │ │ │ │ - blx fea539aa <__read_chk@plt+0xfe9ee5d6> │ │ │ │ + blx 145393a <__read_chk@plt+0x13ee566> │ │ │ │ andcs r4, r5, #966656 @ 0xec000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 7d53a8 <__read_chk@plt+0x76ffd4> │ │ │ │ + bl 15d5338 <__read_chk@plt+0x156ff64> │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ - @ instruction: 0xf9ecf7ed │ │ │ │ + @ instruction: 0xf9eaf7ed │ │ │ │ stmdbls r2, {r8, r9, sp} │ │ │ │ @ instruction: 0xf6c02250 │ │ │ │ strmi r4, [r6], -r0, lsl #4 │ │ │ │ @ instruction: 0xf12f4618 │ │ │ │ strmi pc, [r4], -pc, lsl #28 │ │ │ │ andcs fp, r0, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xf1682173 │ │ │ │ - @ instruction: 0x4605f9f5 │ │ │ │ + @ instruction: 0x4605f99d │ │ │ │ stmdavs r3, {r4, r7, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r7, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavc r3, {r5, r6, r8, ip, sp, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r4, r6, r8, ip, sp, pc}^ │ │ │ │ ldcne 1, cr11, [r8, #-172]! @ 0xffffff54 │ │ │ │ - blx ff0d3a02 <__read_chk@plt+0xff06e62e> │ │ │ │ + blx 1ad3992 <__read_chk@plt+0x1a6e5be> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf16b6818 │ │ │ │ - rsbsvs pc, r8, r1, lsl #30 │ │ │ │ + rsbsvs pc, r8, r9, lsr #29 │ │ │ │ @ instruction: 0xf12e4620 │ │ │ │ @ instruction: 0x2e00fab1 │ │ │ │ stmdage r2, {r4, r5, r8, ip, lr, pc} │ │ │ │ - blx fed53a1e <__read_chk@plt+0xfecee64a> │ │ │ │ + blx 17539ae <__read_chk@plt+0x16ee5da> │ │ │ │ and r2, r5, r1 │ │ │ │ @ instruction: 0x4620b11e │ │ │ │ - cdp2 1, 15, cr15, cr2, cr11, {3} │ │ │ │ + cdp2 1, 9, cr15, cr10, cr11, {3} │ │ │ │ andcs r6, r0, r0, lsr r0 │ │ │ │ - blmi 669d5c <__read_chk@plt+0x604988> │ │ │ │ + blmi 669cec <__read_chk@plt+0x604918> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 171558 <__read_chk@plt+0x10c184> │ │ │ │ + blls 1714e8 <__read_chk@plt+0x10c114> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1200300 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - bmi 6b84c0 <__read_chk@plt+0x6530ec> │ │ │ │ + bmi 6b8450 <__read_chk@plt+0x65307c> │ │ │ │ ldmdbmi r8, {r0, r2, sp} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - stc2l 1, cr15, [r2, #-300] @ 0xfffffed4 │ │ │ │ + stc2l 1, cr15, [sl], #300 @ 0x12c │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ cdpcs 1, 0, cr11, cr0, cr2, {1} │ │ │ │ ldcmi 0, cr13, [r4], {229} @ 0xe5 │ │ │ │ @ instruction: 0xe7de447c │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ sbcsle r2, lr, r0, lsl #28 │ │ │ │ ldrbtmi r4, [r8], #-2065 @ 0xfffff7ef │ │ │ │ - cdp2 1, 12, cr15, cr12, cr11, {3} │ │ │ │ + cdp2 1, 7, cr15, cr4, cr11, {3} │ │ │ │ @ instruction: 0xe7d86030 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx 12d54ee <__read_chk@plt+0x127011a> │ │ │ │ + blx 125547e <__read_chk@plt+0x11f00aa> │ │ │ │ @ instruction: 0xf7cde7c9 │ │ │ │ - svclt 0x0000ea40 │ │ │ │ - eorseq r7, r8, r4, asr #9 │ │ │ │ + svclt 0x0000ea78 │ │ │ │ + eorseq r7, r8, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r7, [r8], -ip │ │ │ │ - andseq ip, fp, sl, asr ip │ │ │ │ - andseq ip, fp, r4, ror #23 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001bcbb6 │ │ │ │ - mlaseq r8, ip, r3, r7 │ │ │ │ - andseq r4, fp, r0, asr #2 │ │ │ │ - andseq ip, fp, sl, lsr fp │ │ │ │ - eorseq r4, r1, r8, lsr #8 │ │ │ │ - eorseq r4, r1, sl, lsl r4 │ │ │ │ + eorseq r7, r8, ip, lsr #10 │ │ │ │ + andseq ip, fp, lr, ror #22 │ │ │ │ + @ instruction: 0x001bcaf8 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq ip, fp, sl, asr #21 │ │ │ │ + eorseq r7, r8, ip, lsl #8 │ │ │ │ + andseq r4, fp, r8, lsl #1 │ │ │ │ + andseq ip, fp, lr, asr #20 │ │ │ │ + eorseq r4, r1, ip, lsr #6 │ │ │ │ + eorseq r4, r1, lr, lsl r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febee778 <__read_chk@plt+0xfeb893a4> │ │ │ │ + bl febee708 <__read_chk@plt+0xfeb89334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmiavs r3, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ stmibmi r7!, {r2, r9, sl, lr}^ │ │ │ │ - blcs a876c <__read_chk@plt+0x43398> │ │ │ │ + blcs a86fc <__read_chk@plt+0x43328> │ │ │ │ teqphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ - bcc b1bfc <__read_chk@plt+0x4c828> │ │ │ │ + bcc b1b8c <__read_chk@plt+0x4c7b8> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf89469e0 │ │ │ │ - bcs a3620 <__read_chk@plt+0x3e24c> │ │ │ │ + bcs a35b0 <__read_chk@plt+0x3e1dc> │ │ │ │ sbchi pc, sl, r0 │ │ │ │ @ instruction: 0xf04f6842 │ │ │ │ mrcmi 14, 6, r0, cr14, cr12, {1} │ │ │ │ ldrbtmi r4, [lr], #-3550 @ 0xfffff222 │ │ │ │ mrcmi 7, 6, r6, cr14, cr6, {4} │ │ │ │ @ instruction: 0x67d6447e │ │ │ │ stmib r2, {r2, r3, r5, r9, sl, sp}^ │ │ │ │ @@ -51370,15 +51342,15 @@ │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_xc, r3 @ │ │ │ │ @ instruction: 0xf1000658 │ │ │ │ stmibvs r0!, {r0, r3, r4, r5, r6, r7, pc}^ │ │ │ │ stmdavs r2, {r0, r1, r4, r5, r6, fp, ip, sp, lr}^ │ │ │ │ strle r0, [fp, #-1945]! @ 0xfffff867 │ │ │ │ - bvc 771a2c <__read_chk@plt+0x70c658> │ │ │ │ + bvc 7719bc <__read_chk@plt+0x70c5e8> │ │ │ │ strtle r0, [r7], #-1691 @ 0xfffff965 │ │ │ │ cmncs r6, r3, lsr #23 │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ vqadd.s8 d19, d16, d24 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ stmibvs r0!, {r0, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ vrhadd.s8 d18, d0, d13 │ │ │ │ @@ -51394,15 +51366,15 @@ │ │ │ │ @ instruction: 0xf8840201 │ │ │ │ @ instruction: 0xf0231020 │ │ │ │ @ instruction: 0xf8840303 │ │ │ │ @ instruction: 0xf8842022 │ │ │ │ ands r3, r8, r4, lsr #32 │ │ │ │ @ instruction: 0x21734b90 │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ - blmi fe4639d0 <__read_chk@plt+0xfe3fe5fc> │ │ │ │ + blmi fe463960 <__read_chk@plt+0xfe3fe58c> │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ vqadd.s8 d19, d16, d24 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ stmibvs r0!, {r0, r2, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ vrhadd.s8 d18, d0, d13 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ stmibvs r0!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -51432,15 +51404,15 @@ │ │ │ │ stmdbpl sp, {r7, sp, lr}^ │ │ │ │ svcvs 0x00a3e738 │ │ │ │ @ instruction: 0xf893681b │ │ │ │ ldreq r3, [r8, ip, lsl #1] │ │ │ │ stmiavs r3!, {r3, r8, sl, ip, lr, pc}^ │ │ │ │ ldmdbvs fp, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ - blcs b1e04 <__read_chk@plt+0x4ca30> │ │ │ │ + blcs b1d94 <__read_chk@plt+0x4c9c0> │ │ │ │ addhi pc, r8, r0 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [sl], -r3, lsr #2 │ │ │ │ stmibvs r0!, {r0, r2, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ ldrsbtle r0, [r5], -fp │ │ │ │ tstpne r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ @@ -51459,15 +51431,15 @@ │ │ │ │ ldmfd sp!, {r8} │ │ │ │ vqadd.s8 q10, q0, q8 │ │ │ │ @ instruction: 0xf01722f6 │ │ │ │ stmibvs r0!, {r0, r1, r4, r5, r6, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xff4cf017 │ │ │ │ - blcs b1b90 <__read_chk@plt+0x4c7bc> │ │ │ │ + blcs b1b20 <__read_chk@plt+0x4c74c> │ │ │ │ svcge 0x001cf47f │ │ │ │ svcvs 0x0083e7c8 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmibvs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00183a00 │ │ │ │ ldrt r2, [sp], r1, lsl #4 │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ @@ -51490,15 +51462,15 @@ │ │ │ │ @ instruction: 0x262c67d6 │ │ │ │ strtgt lr, [r1], -r2, asr #19 │ │ │ │ strcs pc, [r1], -r0, asr #4 │ │ │ │ @ instruction: 0xf8d5e6a9 │ │ │ │ stccs 0, cr5, [r0, #-800] @ 0xfffffce0 │ │ │ │ svcge 0x006cf47f │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ - bmi b4362c <__read_chk@plt+0xade258> │ │ │ │ + bmi b435bc <__read_chk@plt+0xade1e8> │ │ │ │ ldrt r5, [r5], sp, lsl #17 │ │ │ │ vst2. {d22,d24}, [pc :128], r0 │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ vrhadd.s8 d16, d0, d0 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ ldrbt pc, [ip], r1, lsr #29 @ │ │ │ │ vst2. {d22,d24}, [pc :128], r0 │ │ │ │ @@ -51508,15 +51480,15 @@ │ │ │ │ @ instruction: 0xe777fe97 │ │ │ │ mlacc r0, r4, r8, pc @ │ │ │ │ stmibvs r0!, {r1, r2, r3, r4, r5, r8, sp}^ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ eorcc pc, r0, r4, lsl #17 │ │ │ │ stmdavs r2, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ - blmi 963b98 <__read_chk@plt+0x8fe7c4> │ │ │ │ + blmi 963b28 <__read_chk@plt+0x8fe754> │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ vqadd.s8 d19, d16, d24 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ smlawbcs lr, r1, lr, pc @ │ │ │ │ vmla.i8 q11, q8, q8 │ │ │ │ @ instruction: 0xf01722cf │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -51531,30 +51503,30 @@ │ │ │ │ mcr2 0, 3, pc, cr8, cr7, {0} @ │ │ │ │ stmibvs r0!, {r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ mrc2 0, 2, pc, cr14, cr7, {0} │ │ │ │ svclt 0x0000e7e8 │ │ │ │ - eorseq r7, r8, r0, lsl #6 │ │ │ │ - andseq r3, fp, sl, lsr #5 │ │ │ │ + eorseq r7, r8, r0, ror r3 │ │ │ │ + @ instruction: 0x001b31f2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, fp, r8, lsr #21 │ │ │ │ - eoreq r5, pc, r0, asr #31 │ │ │ │ - andseq ip, fp, ip, asr #19 │ │ │ │ - eorseq pc, r0, r0, asr #18 │ │ │ │ - andseq r3, fp, ip, asr r1 │ │ │ │ - mlaseq r0, lr, fp, pc @ │ │ │ │ - strdeq r0, [sl], -r4 @ │ │ │ │ - andseq r3, fp, r0 │ │ │ │ - andseq ip, fp, sl, lsl #16 │ │ │ │ - eoreq r5, pc, r8, ror #26 │ │ │ │ - @ instruction: 0x001bc7b8 │ │ │ │ + @ instruction: 0x001bc9bc │ │ │ │ + ldrdeq r5, [pc], -r4 @ │ │ │ │ + andseq ip, fp, r0, ror #17 │ │ │ │ + eorseq pc, r0, r4, asr #16 │ │ │ │ + andseq r3, fp, r4, lsr #1 │ │ │ │ + eorseq pc, r0, r2, lsr #21 │ │ │ │ + eoreq r0, sl, r8, lsl #8 │ │ │ │ + andseq r2, fp, r8, asr #30 │ │ │ │ + andseq ip, fp, lr, lsl r7 │ │ │ │ + eoreq r5, pc, ip, ror ip @ │ │ │ │ + andseq ip, fp, ip, asr #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febeeb60 <__read_chk@plt+0xfeb8978c> │ │ │ │ + bl febeeaf0 <__read_chk@plt+0xfeb8971c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ svcvs 0x00830ff0 │ │ │ │ stmibvs r0, {r2, r9, sl, lr}^ │ │ │ │ ldmdavs r9, {r1, r2, r4, r5, r9, fp, lr} │ │ │ │ stmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdbcs r0, {r0, r3, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf894d058 │ │ │ │ @@ -51605,32 +51577,32 @@ │ │ │ │ mlane r0, r4, r8, pc @ │ │ │ │ stclcs 2, cr15, [pc], {64} @ 0x40 │ │ │ │ stcmi 14, cr4, [r9, #-32] @ 0xffffffe0 │ │ │ │ tstpeq r2, r1, lsr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf884447e │ │ │ │ ldrbtmi r1, [sp], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xe7a52173 │ │ │ │ - eorseq r6, r8, r4, lsl pc │ │ │ │ - andseq r5, ip, r6, lsr #26 │ │ │ │ - @ instruction: 0x001bc6fc │ │ │ │ + eorseq r6, r8, r4, lsl #31 │ │ │ │ + andseq r5, ip, sl, lsr ip │ │ │ │ + andseq ip, fp, r0, lsl r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq pc, [r0], -ip @ │ │ │ │ - andseq ip, fp, r6, asr r6 │ │ │ │ + eorseq pc, r0, r0, lsl #10 │ │ │ │ + andseq ip, fp, sl, ror #10 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febeec68 <__read_chk@plt+0xfeb89894> │ │ │ │ + bl febeebf8 <__read_chk@plt+0xfeb89824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmiavs r3, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ ldcmi 0, cr11, [r3, #524]! @ 0x20c │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs sl, {r1, r5, r8, pc} │ │ │ │ ldmibvs r2, {r1, r4, fp, sp, lr} │ │ │ │ svclt 0x00183a00 │ │ │ │ stmibvs r0!, {r0, r9, sp}^ │ │ │ │ - bcs b1b94 <__read_chk@plt+0x4c7c0> │ │ │ │ + bcs b1b24 <__read_chk@plt+0x4c750> │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ vceq.f32 d20, d16, d27 │ │ │ │ ldrbtmi r2, [lr], #-514 @ 0xfffffdfe │ │ │ │ addcs pc, r0, r1, lsr #17 │ │ │ │ strbvs r4, [lr, r9, lsr #21] │ │ │ │ stmdavs sl!, {r0, r2, r3, r5, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @@ -51643,17 +51615,17 @@ │ │ │ │ andeq lr, r3, #3457024 @ 0x34c000 │ │ │ │ ldmdbvs r9, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ ldc2 0, cr15, [r0, #856]! @ 0x358 │ │ │ │ stmibvs r0!, {r0, r1, r9, sl, lr}^ │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ stmdavs r2, {r0, r1, r3, r4, r6, fp, ip, sp, lr}^ │ │ │ │ strle r0, [r4, #-1950] @ 0xfffff862 │ │ │ │ - bvc 771e70 <__read_chk@plt+0x70ca9c> │ │ │ │ + bvc 771e00 <__read_chk@plt+0x70ca2c> │ │ │ │ @ instruction: 0xf1400699 │ │ │ │ - blmi fe6b7ef8 <__read_chk@plt+0xfe652b24> │ │ │ │ + blmi fe6b7e88 <__read_chk@plt+0xfe652ab4> │ │ │ │ ldrbtmi r2, [fp], #-374 @ 0xfffffe8a │ │ │ │ adcscc pc, r8, r2, asr #17 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ stc2l 0, cr15, [lr, #-92]! @ 0xffffffa4 │ │ │ │ smlattcs sp, r0, r9, r6 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ stc2l 0, cr15, [r8, #-92]! @ 0xffffffa4 │ │ │ │ @@ -51679,27 +51651,27 @@ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ svcvs 0x00a2e033 │ │ │ │ ldmdavs r2, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ umullcs pc, ip, r2, r8 @ │ │ │ │ strle r0, [r7, #-1938] @ 0xfffff86e │ │ │ │ ldmdbvs sl, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs r2, {r1, r5, r8, ip, sp, pc} │ │ │ │ - bcs b21bc <__read_chk@plt+0x4cde8> │ │ │ │ + bcs b214c <__read_chk@plt+0x4cd78> │ │ │ │ rschi pc, r0, r0 │ │ │ │ @ instruction: 0xf502682a │ │ │ │ @ instruction: 0xf8945240 │ │ │ │ @ instruction: 0xf0211020 │ │ │ │ @ instruction: 0xf8840108 │ │ │ │ @ instruction: 0xf8941020 │ │ │ │ @ instruction: 0xf0211022 │ │ │ │ @ instruction: 0xf8840101 │ │ │ │ @ instruction: 0xf8941022 │ │ │ │ @ instruction: 0xf0211024 │ │ │ │ @ instruction: 0xf8840103 │ │ │ │ - blcs 9bc34 <__read_chk@plt+0x36860> │ │ │ │ + blcs 9bbc4 <__read_chk@plt+0x367f0> │ │ │ │ svcvs 0x00a3d1ce │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8b3b11b │ │ │ │ @ instruction: 0x079f30b0 │ │ │ │ @ instruction: 0xf894d4ca │ │ │ │ @ instruction: 0xf0033023 │ │ │ │ @@ -51795,120 +51767,120 @@ │ │ │ │ @ instruction: 0xf0421024 │ │ │ │ @ instruction: 0xf0230208 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ @ instruction: 0xf0212020 │ │ │ │ ldrbt r0, [fp], r3, lsl #2 │ │ │ │ stmdavs r2, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xe7d9447b │ │ │ │ - eorseq r6, r8, lr, lsl #28 │ │ │ │ - andseq ip, fp, r2, asr #11 │ │ │ │ + eorseq r6, r8, lr, ror lr │ │ │ │ + @ instruction: 0x001bc4d6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001bc5b6 │ │ │ │ - @ instruction: 0x001bc4da │ │ │ │ - @ instruction: 0x001bc4d0 │ │ │ │ - andseq r2, fp, r2, lsr ip │ │ │ │ - andseq ip, fp, lr, lsl #7 │ │ │ │ - @ instruction: 0x001b2bb4 │ │ │ │ - andseq ip, fp, r2, lsl #7 │ │ │ │ - andseq ip, fp, r4, asr #6 │ │ │ │ + andseq ip, fp, sl, asr #9 │ │ │ │ + andseq ip, fp, lr, ror #7 │ │ │ │ + andseq ip, fp, r4, ror #7 │ │ │ │ + andseq r2, fp, sl, ror fp │ │ │ │ + andseq ip, fp, r2, lsr #5 │ │ │ │ + @ instruction: 0x001b2afc │ │ │ │ + mulseq fp, r6, r2 │ │ │ │ + andseq ip, fp, r8, asr r2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0038f8cc │ │ │ │ adclt r4, ip, r7, ror ip │ │ │ │ @ instruction: 0x46054a77 │ │ │ │ svcmi 0x0077447c │ │ │ │ - ldrbtmi r4, [pc], #-2935 @ 97d8c <__read_chk@plt+0x329b8> │ │ │ │ + ldrbtmi r4, [pc], #-2935 @ 97d1c <__read_chk@plt+0x32948> │ │ │ │ strmi r5, [ip], -r2, lsr #17 │ │ │ │ eorls r6, fp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8d358fb │ │ │ │ stmvs fp, {pc} │ │ │ │ @ instruction: 0x2010f8d8 │ │ │ │ mlsle r0, sl, r2, r4 │ │ │ │ eorsle r2, fp, r0, lsl #16 │ │ │ │ strcc r6, [r8, #-2310]! @ 0xfffff6fa │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stmiavs r3!, {r0, r1, r2, r7, pc}^ │ │ │ │ eorsle r2, r9, r4, lsl #22 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ - blmi 1b37fd0 <__read_chk@plt+0x1ad2bfc> │ │ │ │ + blmi 1b37f60 <__read_chk@plt+0x1ad2b8c> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ - blmi 1ae05d0 <__read_chk@plt+0x1a7b1fc> │ │ │ │ + blmi 1ae0560 <__read_chk@plt+0x1a7b18c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrscs r3, r7, #0, 12 │ │ │ │ ldrmi sl, [r9], -r5, lsl #28 │ │ │ │ @ instruction: 0xf7cd4630 │ │ │ │ - andcs lr, r0, #124, 16 @ 0x7c0000 │ │ │ │ + andcs lr, r0, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0x46304611 │ │ │ │ adccs pc, sl, sp, lsl #17 │ │ │ │ - ldc2 7, cr15, [r4, #-944]! @ 0xfffffc50 │ │ │ │ + ldc2 7, cr15, [r2, #-944]! @ 0xfffffc50 │ │ │ │ strtmi r6, [sl], -r3, ror #17 │ │ │ │ strmi r6, [r5], -r1, lsr #16 │ │ │ │ @ instruction: 0xf0bc68a0 │ │ │ │ - blmi 1855f38 <__read_chk@plt+0x17f0b64> │ │ │ │ + blmi 1855ec8 <__read_chk@plt+0x17f0af4> │ │ │ │ ldmiblt r0, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ stccs 0, cr6, [r0, #-192] @ 0xffffff40 │ │ │ │ andcs sp, r0, r4, asr r1 │ │ │ │ - blmi 15ea778 <__read_chk@plt+0x15853a4> │ │ │ │ + blmi 15ea708 <__read_chk@plt+0x1585334> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b71e7c <__read_chk@plt+0xb0caa8> │ │ │ │ + blls b71e0c <__read_chk@plt+0xb0ca38> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ mlalt ip, sp, r0, r8 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ strcs r4, [r8, #-3669]! @ 0xfffff1ab │ │ │ │ ldrbtmi r6, [lr], #-2275 @ 0xfffff71d │ │ │ │ bicle r2, r5, r4, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2899 @ 0xfffff4ad │ │ │ │ stccs 7, cr14, [r0, #-796] @ 0xfffffce4 │ │ │ │ stmiavs r3!, {r1, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ andsmi r6, r3, #3276800 @ 0x320000 │ │ │ │ - blcs 14c1c8 <__read_chk@plt+0xe6df4> │ │ │ │ - blcs 1cbf68 <__read_chk@plt+0x166b94> │ │ │ │ - blcs 10bf50 <__read_chk@plt+0xa6b7c> │ │ │ │ + blcs 14c158 <__read_chk@plt+0xe6d84> │ │ │ │ + blcs 1cbef8 <__read_chk@plt+0x166b24> │ │ │ │ + blcs 10bee0 <__read_chk@plt+0xa6b0c> │ │ │ │ stmdbvs r3!, {r0, r1, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ rsble r2, r8, r1, lsl #22 │ │ │ │ subsle r2, pc, r2, lsl #22 │ │ │ │ bicsle r2, r4, r0, lsl #22 │ │ │ │ stmdbvs r3!, {r4, r5, r6, fp, sp, lr} │ │ │ │ - blx fec9e964 <__read_chk@plt+0xfec39590> │ │ │ │ + blx fec9e8f4 <__read_chk@plt+0xfec39520> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdbvs lr!, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ sbceq pc, r5, r8, lsl #2 │ │ │ │ ldrtmi fp, [r1], -r6, lsl #6 │ │ │ │ @ instruction: 0xf7cd3528 │ │ │ │ - stmdacs r0, {r2, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r8, fp, sp, lr, pc} │ │ │ │ stmiavs r3!, {r0, r3, r4, r7, r8, ip, lr, pc}^ │ │ │ │ eorsle r2, sp, r2, lsl #22 │ │ │ │ eorsle r2, r2, r4, lsl #22 │ │ │ │ @ instruction: 0xd1ba2b01 │ │ │ │ - blcs f2420 <__read_chk@plt+0x8d04c> │ │ │ │ - blcs 14bff4 <__read_chk@plt+0xe6c20> │ │ │ │ - blcs cbfcc <__read_chk@plt+0x66bf8> │ │ │ │ + blcs f23b0 <__read_chk@plt+0x8cfdc> │ │ │ │ + blcs 14bf84 <__read_chk@plt+0xe6bb0> │ │ │ │ + blcs cbf5c <__read_chk@plt+0x66b88> │ │ │ │ @ instruction: 0xf8d8d1b3 │ │ │ │ stmdbvs r3!, {r2, r3, r4, r5, r7, sp} │ │ │ │ - bne ff0b28e8 <__read_chk@plt+0xff04d514> │ │ │ │ + bne ff0b2878 <__read_chk@plt+0xff04d4a4> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ str r0, [fp, r0, asr #18]! │ │ │ │ @ instruction: 0xf7ec2000 │ │ │ │ - strb pc, [r0, r9, lsl #29] @ │ │ │ │ + strb pc, [r0, r7, lsl #29] @ │ │ │ │ strtmi r3, [r9], -r8, lsr #10 │ │ │ │ - stmia sl!, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r2!, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ sbcsle r2, lr, r0, lsl #16 │ │ │ │ ldrb r4, [r6, -lr, lsr #12]! │ │ │ │ ldrbtmi r4, [fp], #-2862 @ 0xfffff4d2 │ │ │ │ ldmvs r0!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00183800 │ │ │ │ ldr r2, [r7, r1] │ │ │ │ stmdacc r0, {r4, r5, r7, fp, sp, lr} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ @ instruction: 0xf898e792 │ │ │ │ - blcs a41fc <__read_chk@plt+0x3ee28> │ │ │ │ + blcs a418c <__read_chk@plt+0x3edb8> │ │ │ │ cdpmi 0, 2, cr13, cr7, cr11, {6} │ │ │ │ ldrbtmi r2, [lr], #-1320 @ 0xfffffad8 │ │ │ │ @ instruction: 0xf8d8e761 │ │ │ │ strhcs r0, [r2, -ip] │ │ │ │ mcr2 0, 0, pc, cr12, cr4, {6} @ │ │ │ │ svclt 0x00183800 │ │ │ │ str r2, [r1, r1] │ │ │ │ @@ -51921,56 +51893,56 @@ │ │ │ │ svclt 0x00944298 │ │ │ │ andcs r2, r1, r0 │ │ │ │ ldmdavs r0!, {r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ addsmi r6, r8, #573440 @ 0x8c000 │ │ │ │ andcs fp, r0, ip, lsr #30 │ │ │ │ strb r2, [r9, -r1]! │ │ │ │ ldrsbtcs pc, [ip], r8 @ │ │ │ │ - bvs fe4b23c8 <__read_chk@plt+0xfe44cff4> │ │ │ │ + bvs fe4b2358 <__read_chk@plt+0xfe44cf84> │ │ │ │ svclt 0x00944298 │ │ │ │ andcs r2, r1, r0 │ │ │ │ @ instruction: 0xf8d8e760 │ │ │ │ stmdbvs r3!, {r2, r3, r4, r5, r7, sp} │ │ │ │ addsmi r6, r8, #144, 20 @ 0x90000 │ │ │ │ andcs fp, r0, ip, lsr #30 │ │ │ │ ldrb r2, [r7, -r1] │ │ │ │ - ldc 7, cr15, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ - eorseq r6, r8, r0, lsl #22 │ │ │ │ + stcl 7, cr15, [r8, #-816]! @ 0xfffffcd0 │ │ │ │ + eorseq r6, r8, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r6, [r8], -sl │ │ │ │ + eorseq r6, r8, sl, ror #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001bc2f8 │ │ │ │ - andseq ip, fp, r0, lsr #6 │ │ │ │ + andseq ip, fp, ip, lsl #4 │ │ │ │ + andseq ip, fp, r4, lsr r2 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ - eorseq r6, r8, r8, ror sl │ │ │ │ - eorseq r3, r1, r6, lsl fp │ │ │ │ - mulseq fp, sl, r2 │ │ │ │ - andseq ip, fp, r2, lsl r2 │ │ │ │ - eorseq r3, r1, r2, asr sl │ │ │ │ + eorseq r6, r8, r8, ror #21 │ │ │ │ + eorseq r3, r1, sl, lsl sl │ │ │ │ + andseq ip, fp, lr, lsr #3 │ │ │ │ + andseq ip, fp, r6, lsr #2 │ │ │ │ + eorseq r3, r1, r6, asr r9 │ │ │ │ mulcc r1, r0, r9 │ │ │ │ - blle e2b94 <__read_chk@plt+0x7d7c0> │ │ │ │ + blle e2b24 <__read_chk@plt+0x7d750> │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febef1a0 <__read_chk@plt+0xfeb89dcc> │ │ │ │ + bl febef130 <__read_chk@plt+0xfeb89d5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi fp, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addlt r4, r3, r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7cc2000 │ │ │ │ - stmdbvs r5!, {r2, r3, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbvs r5!, {r2, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ cmplt r5, r3, lsl #12 │ │ │ │ tstcs r0, r4, lsl #4 │ │ │ │ strls r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf968f12a │ │ │ │ andlt r2, r3, r0 │ │ │ │ @ instruction: 0xf104bd30 │ │ │ │ ldrb r0, [r3, r8, lsr #10]! │ │ │ │ - andseq ip, fp, r2, asr r1 │ │ │ │ + andseq ip, fp, r6, rrx │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febef1e0 <__read_chk@plt+0xfeb89e0c> │ │ │ │ + bl febef170 <__read_chk@plt+0xfeb89d9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addslt r0, pc, r0, ror pc @ │ │ │ │ strcs r4, [r0], #-3403 @ 0xfffff2b5 │ │ │ │ ldrbtmi r4, [sp], #-2891 @ 0xfffff4b5 │ │ │ │ @ instruction: 0xf88d4a4b │ │ │ │ ldrbtmi r4, [fp], #-16 │ │ │ │ stmdbpl ip!, {r1, r3, r6, sl, fp, lr} │ │ │ │ @@ -51978,95 +51950,95 @@ │ │ │ │ @ instruction: 0xf04f941d │ │ │ │ strmi r0, [r4], -r0, lsl #8 │ │ │ │ stmvc r2, {r1, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0026833 │ │ │ │ @ instruction: 0xf5030201 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x06d9311b │ │ │ │ - bcs cd094 <__read_chk@plt+0x67cc0> │ │ │ │ + bcs cd024 <__read_chk@plt+0x67c50> │ │ │ │ stmdbvs r0!, {r1, r3, r6, ip, lr, pc}^ │ │ │ │ cmple r5, r0, lsl #16 │ │ │ │ strle r0, [r2, #-1823] @ 0xfffff8e1 │ │ │ │ - blcs b27bc <__read_chk@plt+0x4d3e8> │ │ │ │ + blcs b274c <__read_chk@plt+0x4d378> │ │ │ │ mcrge 1, 0, sp, cr4, cr0, {2} │ │ │ │ @ instruction: 0xf7cc4630 │ │ │ │ - strmi lr, [r4], -r2, asr #30 │ │ │ │ + @ instruction: 0x4604ef7a │ │ │ │ teqle r6, r0, lsl #16 │ │ │ │ - blmi eaa928 <__read_chk@plt+0xe45554> │ │ │ │ + blmi eaa8b8 <__read_chk@plt+0xe454e4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 7f20b4 <__read_chk@plt+0x78cce0> │ │ │ │ + blls 7f2044 <__read_chk@plt+0x78cc70> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple lr, r0, lsl #6 │ │ │ │ andslt r4, pc, r0, lsr #12 │ │ │ │ cmnlt sl, #240, 26 @ 0x3c00 │ │ │ │ stmdblt r0!, {r7, r8, fp, sp, lr} │ │ │ │ strble r0, [fp, #-1818] @ 0xfffff8e6 │ │ │ │ - bcs b27f0 <__read_chk@plt+0x4d41c> │ │ │ │ + bcs b2780 <__read_chk@plt+0x4d3ac> │ │ │ │ @ instruction: 0xf14ad048 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034607 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071b311b │ │ │ │ stmibvs r0!, {r0, r6, r8, sl, ip, lr, pc}^ │ │ │ │ - blx 9d45ae <__read_chk@plt+0x96f1da> │ │ │ │ + blx 9d453e <__read_chk@plt+0x96f16a> │ │ │ │ ldrbtmi r4, [fp], #-2857 @ 0xfffff4d7 │ │ │ │ @ instruction: 0xae044929 │ │ │ │ ldrbtmi r9, [r9], #-3 │ │ │ │ movwvc lr, #6605 @ 0x19cd │ │ │ │ andcs r2, r1, #100, 6 @ 0x90000001 │ │ │ │ ldrtmi r9, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7cc4619 │ │ │ │ - shadd16mi lr, r0, sl │ │ │ │ - svc 0x000af7cc │ │ │ │ + shsaxmi lr, r0, r2 │ │ │ │ + svc 0x0042f7cc │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ strtmi sp, [r9], -r8, asr #1 │ │ │ │ @ instruction: 0xf0bf4630 │ │ │ │ strb pc, [r3, r1, lsl #25] @ │ │ │ │ andcc lr, r8, #212, 18 @ 0x350000 │ │ │ │ tstmi r3, #1024 @ 0x400 │ │ │ │ - blmi 7cc3a0 <__read_chk@plt+0x766fcc> │ │ │ │ + blmi 7cc330 <__read_chk@plt+0x766f5c> │ │ │ │ ldrbtmi sl, [fp], #-3588 @ 0xfffff1fc │ │ │ │ muleq r3, r3, r8 │ │ │ │ @ instruction: 0xf88d9004 │ │ │ │ @ instruction: 0xe7af1014 │ │ │ │ - blx fff54600 <__read_chk@plt+0xffeef22c> │ │ │ │ + blx fff54590 <__read_chk@plt+0xffeef1bc> │ │ │ │ @ instruction: 0x46076833 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311bf893 │ │ │ │ ldrle r0, [r0, #-1817] @ 0xfffff8e7 │ │ │ │ @ instruction: 0xf14a69e0 │ │ │ │ - blmi 556cac <__read_chk@plt+0x4f18d8> │ │ │ │ + blmi 556c3c <__read_chk@plt+0x4f1868> │ │ │ │ ldmdbmi r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls sl, r3, r4, lsl #28 │ │ │ │ @ instruction: 0xe7c94479 │ │ │ │ ldrle r0, [r0, #1754] @ 0x6da │ │ │ │ - blmi 491f60 <__read_chk@plt+0x42cb8c> │ │ │ │ + blmi 491ef0 <__read_chk@plt+0x42cb1c> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ - blmi 452004 <__read_chk@plt+0x3ecc30> │ │ │ │ + blmi 451f94 <__read_chk@plt+0x3ecbc0> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ @ instruction: 0xf7cce7ef │ │ │ │ - svclt 0x0000ec54 │ │ │ │ - mlaseq r8, r6, r8, r6 │ │ │ │ - eorseq r6, r8, lr, lsl #17 │ │ │ │ + svclt 0x0000ec8c │ │ │ │ + eorseq r6, r8, r6, lsl #18 │ │ │ │ + ldrshteq r6, [r8], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r8, r0, asr #16 │ │ │ │ - eorseq fp, r0, lr, ror #25 │ │ │ │ - andseq ip, fp, lr, lsl #1 │ │ │ │ - andseq ip, fp, r2, rrx │ │ │ │ - eorseq fp, r0, r4, lsl #25 │ │ │ │ - andseq ip, fp, r4, lsr #32 │ │ │ │ - eorseq r3, r1, ip, lsr r8 │ │ │ │ - eorseq r3, r1, r4, lsr r8 │ │ │ │ + ldrhteq r6, [r8], -r0 │ │ │ │ + ldrshteq fp, [r0], -r2 │ │ │ │ + andseq fp, fp, r2, lsr #31 │ │ │ │ + andseq fp, fp, r6, ror pc │ │ │ │ + eorseq fp, r0, r8, lsl #23 │ │ │ │ + andseq fp, fp, r8, lsr pc │ │ │ │ + eorseq r3, r1, r0, asr #14 │ │ │ │ + eorseq r3, r1, r8, lsr r7 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff4d6488 <__read_chk@plt+0xff4710b4> │ │ │ │ + bleq ff4d6418 <__read_chk@plt+0xff471044> │ │ │ │ @ instruction: 0xf5ad4a4f │ │ │ │ - blmi 1473768 <__read_chk@plt+0x140e394> │ │ │ │ + blmi 14736f8 <__read_chk@plt+0x140e324> │ │ │ │ mcrmi 4, 2, r4, cr15, cr10, {3} │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f340c │ │ │ │ stmdavs fp, {r8, r9} │ │ │ │ @ instruction: 0x2d00699d │ │ │ │ @ instruction: 0x460cd07b │ │ │ │ @@ -52084,393 +52056,393 @@ │ │ │ │ strmi r6, [r2], r3, lsr #16 │ │ │ │ ldmdavs r8, {r0, r2, r3, r4, r5, r6, r8, sp} │ │ │ │ @ instruction: 0xff48f132 │ │ │ │ svclt 0x00384550 │ │ │ │ orrlt r4, r8, r0, asr r6 │ │ │ │ sha1c.32 , q0, │ │ │ │ @ instruction: 0x463832ff │ │ │ │ - svc 0x0072f7cc │ │ │ │ + svc 0x00aaf7cc │ │ │ │ mulcc ip, sp, r8 │ │ │ │ strls pc, [fp], #-2189 @ 0xfffff773 │ │ │ │ @ instruction: 0x4638b133 │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ - cdp 7, 7, cr15, cr0, cr12, {6} │ │ │ │ + cdp 7, 10, cr15, cr8, cr12, {6} │ │ │ │ stmdble sl, {r1, r2, r3, r4, r5, r6, fp, sp}^ │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx 17d4540 <__read_chk@plt+0x176f16c> │ │ │ │ + blx 17d44d0 <__read_chk@plt+0x176f0fc> │ │ │ │ @ instruction: 0xf0437a6b │ │ │ │ rsbvc r0, fp, #16, 6 @ 0x40000000 │ │ │ │ ldreq r6, [fp], -r5, lsr #32 │ │ │ │ stmdbmi fp!, {r0, r1, r3, r4, sl, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ - andcs lr, r3, #22016 @ 0x5600 │ │ │ │ + andcs lr, r3, #36352 @ 0x8e00 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf06b2004 │ │ │ │ andcs pc, r1, r7, lsr fp @ │ │ │ │ - blmi 92aaa8 <__read_chk@plt+0x8c56d4> │ │ │ │ + blmi 92aa38 <__read_chk@plt+0x8c5664> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd136 │ │ │ │ pop {r1, r7, r8, sl, fp, sp, lr} │ │ │ │ ldmdbmi pc, {r4, r5, r6, r7, r8, r9, sl, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ - ldmdbmi sp, {r1, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ + ldmdbmi sp, {r1, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x46044b1d │ │ │ │ ldmdapl r1!, {r1, r3, r5, fp, sp, lr}^ │ │ │ │ stmdavs fp, {r4, r5, r6, r7, fp, ip, lr} │ │ │ │ rscsvc pc, sl, r0, lsl #10 │ │ │ │ tstpvs ip, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcc 6323c8 <__read_chk@plt+0x5ccff4> │ │ │ │ + blcc 632358 <__read_chk@plt+0x5ccf84> │ │ │ │ @ instruction: 0xf9f8f134 │ │ │ │ strmi r4, [r5], -r3, lsr #12 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ strls r2, [r0, #-4] │ │ │ │ @ instruction: 0xf814f12a │ │ │ │ strtmi lr, [r8], -sp, asr #15 │ │ │ │ ldrtmi lr, [r9], -ip, asr #15 │ │ │ │ @ instruction: 0xf108227f │ │ │ │ @ instruction: 0xf7cc000c │ │ │ │ - @ instruction: 0xf898ef16 │ │ │ │ + @ instruction: 0xf898ef4e │ │ │ │ @ instruction: 0xf888308c │ │ │ │ @ instruction: 0xf043908b │ │ │ │ @ instruction: 0xf8880301 │ │ │ │ str r3, [r5, ip, lsl #1]! │ │ │ │ - bl fe5561c8 <__read_chk@plt+0xfe4f0df4> │ │ │ │ - eorseq r6, r8, r4, lsr #14 │ │ │ │ + bl ff356158 <__read_chk@plt+0xff2f0d84> │ │ │ │ + mlaseq r8, r4, r7, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r8, r0, lsr #14 │ │ │ │ - andseq fp, fp, ip, asr #30 │ │ │ │ - eorseq r6, r8, r0, ror r6 │ │ │ │ - @ instruction: 0x001bbefc │ │ │ │ + mlaseq r8, r0, r7, r6 │ │ │ │ + andseq fp, fp, r0, ror #28 │ │ │ │ + eorseq r6, r8, r0, ror #13 │ │ │ │ + andseq fp, fp, r0, lsl lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ movweq pc, #35020 @ 0x88cc @ │ │ │ │ @ instruction: 0xf6ad4ed0 │ │ │ │ ldclmi 13, cr4, [r0, #848] @ 0x350 │ │ │ │ - bmi ff4a94cc <__read_chk@plt+0xff4440f8> │ │ │ │ + bmi ff4a945c <__read_chk@plt+0xff444088> │ │ │ │ ldrbtmi r4, [sl], #-3280 @ 0xfffff330 │ │ │ │ @ instruction: 0x461e5975 │ │ │ │ @ instruction: 0xf8cd682d │ │ │ │ @ instruction: 0xf04f5ccc │ │ │ │ strmi r0, [r5], -r0, lsl #10 │ │ │ │ andhi pc, r4, r2, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ ldrdls pc, [r8], -r0 │ │ │ │ @ instruction: 0xf06a6081 │ │ │ │ stclvs 14, cr15, [fp, #-812]! @ 0xfffffcd4 │ │ │ │ @ instruction: 0x4620681c │ │ │ │ - blx ffdd47ce <__read_chk@plt+0xffd6f3fa> │ │ │ │ + blx ffdd475e <__read_chk@plt+0xffd6f38a> │ │ │ │ @ instruction: 0xf1324620 │ │ │ │ stmdavc r3!, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2094f8d5 │ │ │ │ ldrdge pc, [r0], -r2 │ │ │ │ eorsle r2, sl, r0, lsl #22 │ │ │ │ tstle r8, fp, ror fp │ │ │ │ @ instruction: 0xf7cc4620 │ │ │ │ - strtmi lr, [r0], #-3534 @ 0xfffff232 │ │ │ │ + strtmi lr, [r0], #-3590 @ 0xfffff1fa │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ @ instruction: 0xf0002b7d │ │ │ │ - blmi fef7880c <__read_chk@plt+0xfef13438> │ │ │ │ + blmi fef7879c <__read_chk@plt+0xfef133c8> │ │ │ │ rscscc pc, sp, #64, 4 │ │ │ │ vshl.s8 d9, d2, d13 │ │ │ │ ldrbtmi r4, [fp], #-1228 @ 0xfffffb34 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andls r6, r1, #128, 6 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7cc4620 │ │ │ │ - stmdbge r7, {r2, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbge r7, {r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf15e4620 │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, lr, r0, asr #32 │ │ │ │ @ instruction: 0x20014db0 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ tstlt r6, sp, ror r4 │ │ │ │ - bmi fec30440 <__read_chk@plt+0xfebcb06c> │ │ │ │ + bmi fec303d0 <__read_chk@plt+0xfebcaffc> │ │ │ │ andls pc, r8, r3, asr #17 │ │ │ │ ldrbtmi r4, [sl], #-2983 @ 0xfffff459 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stclcc 8, cr15, [ip], {221} @ 0xdd │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d8140 │ │ │ │ pop {r2, r4, r6, r7, r8, sl, fp, lr} │ │ │ │ vrecps.f32 q4, , q8 │ │ │ │ eorvc r4, r3, ip, asr #9 │ │ │ │ strcs r4, [r0, -r0, lsr #12] │ │ │ │ mvnsvc pc, #132, 16 @ 0x840000 │ │ │ │ - stc 7, cr15, [lr, #816] @ 0x330 │ │ │ │ + stcl 7, cr15, [r6, #816] @ 0x330 │ │ │ │ rsbsvc pc, pc, #192, 10 @ 0x30000000 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrbmi r3, [r1], -r3, lsl #4 │ │ │ │ - bleq ff3d5be4 <__read_chk@plt+0xff370810> │ │ │ │ + bleq ff3d5b74 <__read_chk@plt+0xff3707a0> │ │ │ │ @ instruction: 0xf7cc4620 │ │ │ │ - @ instruction: 0x4621ea1e │ │ │ │ + @ instruction: 0x4621ea56 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf88432ff │ │ │ │ @ instruction: 0xf7cc73ff │ │ │ │ - @ instruction: 0xf8d5ee74 │ │ │ │ + @ instruction: 0xf8d5eeac │ │ │ │ @ instruction: 0xf88b30b8 │ │ │ │ @ instruction: 0xb11b73ff │ │ │ │ adcseq pc, r8, r5, lsl #2 │ │ │ │ - ldc2 1, cr15, [r0], #-324 @ 0xfffffebc │ │ │ │ + blx ff6d48ae <__read_chk@plt+0xff66f4da> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf5034608 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf02770fc │ │ │ │ @ instruction: 0xf8830780 │ │ │ │ @ instruction: 0xf7ec70fc │ │ │ │ - andls pc, r5, pc, lsr #20 │ │ │ │ + andls pc, r5, sp, lsr #20 │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ - blls 2172b4 <__read_chk@plt+0x1b1ee0> │ │ │ │ - blcs a9c20 <__read_chk@plt+0x4484c> │ │ │ │ + blls 217244 <__read_chk@plt+0x1b1e70> │ │ │ │ + blcs a9bb0 <__read_chk@plt+0x447dc> │ │ │ │ @ instruction: 0xf017d17d │ │ │ │ strdle r0, [r7], #-127 @ 0xffffff81 │ │ │ │ mulcc r0, sl, r8 │ │ │ │ cmnle lr, r0, lsl #22 │ │ │ │ - blcs b64a4 <__read_chk@plt+0x510d0> │ │ │ │ - blcs 98c550 <__read_chk@plt+0x92717c> │ │ │ │ + blcs b6434 <__read_chk@plt+0x51060> │ │ │ │ + blcs 98c4e0 <__read_chk@plt+0x92710c> │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ @ instruction: 0xf0002b7b │ │ │ │ stmdavc r3!, {r0, r2, r3, r6, r7, pc} │ │ │ │ tstle r7, fp, ror fp │ │ │ │ @ instruction: 0x4620217d │ │ │ │ - svc 0x0060f7cc │ │ │ │ + svc 0x0098f7cc │ │ │ │ stmdavc r3, {r4, r8, ip, sp, pc}^ │ │ │ │ eorsle r2, ip, r0, lsl #22 │ │ │ │ andcs r4, r0, r9, asr r6 │ │ │ │ ldc2 0, cr15, [r2, #852] @ 0x354 │ │ │ │ @ instruction: 0xf10004c3 │ │ │ │ @ instruction: 0xf01080b5 │ │ │ │ teqle r2, r2, lsl #10 │ │ │ │ andcs r4, r5, #1916928 @ 0x1d4000 │ │ │ │ svcge 0x00f32000 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ - @ instruction: 0xf44feb28 │ │ │ │ + @ instruction: 0xf44feb60 │ │ │ │ ldrmi r7, [r9], -r0, lsl #7 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7cc4638 │ │ │ │ - @ instruction: 0x4638ed34 │ │ │ │ + ldrtmi lr, [r8], -ip, ror #26 │ │ │ │ cmncs r9, r0, lsl #14 │ │ │ │ @ instruction: 0x463a463b │ │ │ │ @ instruction: 0xf0479700 │ │ │ │ ldmdacs r9!, {r0, r1, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4621d132 │ │ │ │ @ instruction: 0xf1304638 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, r1, r0 │ │ │ │ @ instruction: 0xf8d81be8 │ │ │ │ svclt 0x00183000 │ │ │ │ strb r2, [r4, -r1]! │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, ip, r3, r9 @ │ │ │ │ - blle 10e30ac <__read_chk@plt+0x107dcd8> │ │ │ │ + blle 10e303c <__read_chk@plt+0x107dc68> │ │ │ │ andcs r4, r1, pc, asr r9 │ │ │ │ @ instruction: 0xf14a4479 │ │ │ │ - ldmdbmi lr, {r0, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi lr, {r0, r2, r4, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3571 @ 0xfffff20d │ │ │ │ @ instruction: 0xf7cc2400 │ │ │ │ - vst1.64 {d30-d31}, [pc :256], r4 │ │ │ │ + @ instruction: 0xf44feb2c │ │ │ │ ldrmi r7, [r9], -r0, lsl #7 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7cc4628 │ │ │ │ - strtmi lr, [r8], -r0, lsl #26 │ │ │ │ + @ instruction: 0x4628ed38 │ │ │ │ strtmi r4, [r2], -r3, lsr #12 │ │ │ │ strls r2, [r0], #-377 @ 0xfffffe87 │ │ │ │ stc2 0, cr15, [r0, #284] @ 0x11c │ │ │ │ suble r2, r8, r9, ror r8 │ │ │ │ andcs r4, r5, #1343488 @ 0x148000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ff7d6424 <__read_chk@plt+0xff771050> │ │ │ │ + bl 5d63b4 <__read_chk@plt+0x570fe0> │ │ │ │ stmdacc r0, {r0, r2, r9, sl, lr} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ @ instruction: 0xf04fe731 │ │ │ │ @ instruction: 0xf7ec30ff │ │ │ │ - @ instruction: 0xf017fb5f │ │ │ │ + @ instruction: 0xf017fb5d │ │ │ │ strdle r0, [r5], #127 @ 0x7f │ │ │ │ @ instruction: 0x4620e77c │ │ │ │ - ldcl 7, cr15, [r2], {204} @ 0xcc │ │ │ │ + stc 7, cr15, [sl, #-816] @ 0xfffffcd0 │ │ │ │ stcpl 14, cr1, [r3], #264 @ 0x108 │ │ │ │ teqle r1, fp @ │ │ │ │ tstcs r0, r3, lsr #16 │ │ │ │ andne pc, r2, fp, lsl #16 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe7c2af76 │ │ │ │ @ instruction: 0xf06c4638 │ │ │ │ ldr pc, [lr, r1, ror #25]! │ │ │ │ andcs r4, r4, #1032192 @ 0xfc000 │ │ │ │ adccc pc, lr, sp, lsl #4 │ │ │ │ @ instruction: 0xf1454479 │ │ │ │ stmdacs r0, {r0, r2, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0024f47f │ │ │ │ andcs r4, r6, #59, 30 @ 0xec │ │ │ │ - ldrbtmi r4, [pc], #-1616 @ 98554 <__read_chk@plt+0x33180> │ │ │ │ + ldrbtmi r4, [pc], #-1616 @ 984e4 <__read_chk@plt+0x33110> │ │ │ │ @ instruction: 0xf7cb4639 │ │ │ │ - stmdacs r0, {r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ svcge 0x001af43f │ │ │ │ @ instruction: 0xf7cc4620 │ │ │ │ - @ instruction: 0xf5c0ecac │ │ │ │ + @ instruction: 0xf5c0ece4 │ │ │ │ @ instruction: 0x4639727f │ │ │ │ vst1.8 {d19-d22}, [pc], r3 │ │ │ │ strtmi r6, [r0], -r0, lsl #7 │ │ │ │ - ldmdb ip!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d8e70c │ │ │ │ strtmi r3, [r0], -r0 │ │ │ │ ldrbt r4, [r0], r5, lsr #12 │ │ │ │ strtmi r5, [r0], #-1063 @ 0xfffffbd9 │ │ │ │ subvc r2, r3, r0, lsl #6 │ │ │ │ - cdp2 1, 9, cr15, cr10, cr10, {3} │ │ │ │ + cdp2 1, 4, cr15, cr2, cr10, {3} │ │ │ │ @ instruction: 0xf8c57823 │ │ │ │ - blcs 98878 <__read_chk@plt+0x334a4> │ │ │ │ + blcs 98808 <__read_chk@plt+0x33434> │ │ │ │ ldr sp, [lr, -sp, lsl #1]! │ │ │ │ vmax.s8 d4, d13, d17 │ │ │ │ strtmi r4, [r0], -ip, asr #9 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ - stc 7, cr15, [r0, #816] @ 0x330 │ │ │ │ + ldc 7, cr15, [r8, #816]! @ 0x330 │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xe6cc33ff │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ strbpl pc, [lr, #-1285] @ 0xfffffafb @ │ │ │ │ smlaldx r3, r7, r8, r5 │ │ │ │ @ instruction: 0x4620217d │ │ │ │ - cdp 7, 9, cr15, cr6, cr12, {6} │ │ │ │ + cdp 7, 12, cr15, cr14, cr12, {6} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r0, r1, r2, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ stmdblt fp!, {r0, ip, sp} │ │ │ │ - blcs 1f76664 <__read_chk@plt+0x1f11290> │ │ │ │ + blcs 1f765f4 <__read_chk@plt+0x1f11220> │ │ │ │ svcge 0x006df43f │ │ │ │ strtmi lr, [r0], -lr, lsr #14 │ │ │ │ andcs r4, r6, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xf1454479 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0063f43f │ │ │ │ andcs lr, r1, r9, lsl r7 │ │ │ │ stc2 0, cr15, [r0], {108} @ 0x6c │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5032001 │ │ │ │ ldrcc r5, [r8, #-1358]! @ 0xfffffab2 │ │ │ │ @ instruction: 0xf7cce6af │ │ │ │ - svclt 0x0000e9da │ │ │ │ - ldrhteq r6, [r8], -r4 │ │ │ │ + svclt 0x0000ea12 │ │ │ │ + eorseq r6, r8, r4, lsr #12 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r8, lr, lsr #11 │ │ │ │ + eorseq r6, r8, lr, lsl r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, fp, lr, asr #28 │ │ │ │ - andseq fp, fp, ip, lsl #28 │ │ │ │ - eorseq r6, r8, r2, lsl r5 │ │ │ │ - andseq fp, fp, r0, lsl #27 │ │ │ │ - andseq fp, fp, r8, ror #25 │ │ │ │ - andseq fp, fp, r2, lsl #26 │ │ │ │ - andseq r3, fp, lr, ror #3 │ │ │ │ - eorseq sp, r0, r0, lsl pc │ │ │ │ - andseq fp, fp, lr, lsr ip │ │ │ │ - andseq fp, fp, ip, lsr #23 │ │ │ │ + andseq fp, fp, r2, ror #26 │ │ │ │ + andseq fp, fp, r0, lsr #26 │ │ │ │ + eorseq r6, r8, r2, lsl #11 │ │ │ │ + mulseq fp, r4, ip │ │ │ │ + @ instruction: 0x001bbbfc │ │ │ │ + andseq fp, fp, r6, lsl ip │ │ │ │ + andseq r3, fp, r6, lsr r1 │ │ │ │ + eorseq sp, r0, r4, lsl lr │ │ │ │ + andseq fp, fp, r2, asr fp │ │ │ │ + andseq fp, fp, r0, asr #21 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ @ instruction: 0x460c4a3d │ │ │ │ adclt r4, r8, sp, lsr fp │ │ │ │ ldmdbmi sp!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r4, r1, sp, lsr sp │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9327 │ │ │ │ @ instruction: 0xf14a0300 │ │ │ │ - @ instruction: 0xf0e6fc8d │ │ │ │ + @ instruction: 0xf0e6fc35 │ │ │ │ stccs 15, cr15, [r0], {143} @ 0x8f │ │ │ │ ldmdbmi r7!, {r4, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmdaeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ - teqcs r2, #16, 20 @ 0x10000 │ │ │ │ + teqcs r2, #72, 20 @ 0x48000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strbmi r9, [r0], -r0 │ │ │ │ - ldc 7, cr15, [ip], {204} @ 0xcc │ │ │ │ + mrrc 7, 12, pc, r4, cr12 @ │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1565d8 <__read_chk@plt+0xf1204> │ │ │ │ + b f56568 <__read_chk@plt+0xef1194> │ │ │ │ teqcs r2, #26, 30 @ 0x68 │ │ │ │ ldrmi sl, [r9], -r2, lsl #28 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7cc4638 │ │ │ │ - eorcs lr, ip, #3584 @ 0xe00 │ │ │ │ + eorcs lr, ip, #17920 @ 0x4600 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ - cdp 7, 11, cr15, cr10, cr11, {6} │ │ │ │ + cdp 7, 15, cr15, cr2, cr11, {6} │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ - stmib ip!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 9d6594 <__read_chk@plt+0x9711c0> │ │ │ │ andls r4, r4, r4, lsr #22 │ │ │ │ mcrmi 6, 1, r4, cr4, cr1, {1} │ │ │ │ stcmi 6, cr4, [r4], #-136 @ 0xffffff78 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ mulcc r8, sp, r8 │ │ │ │ stceq 1, cr15, [ip], {-0} │ │ │ │ andsgt pc, ip, sp, asr #17 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ stmib sp, {r1, r2, r3, r5, r7, r8, fp, ip, lr}^ │ │ │ │ stmdbpl ip!, {r1, r3, r8, r9, sl, sp, lr} │ │ │ │ @ instruction: 0xf88d940c │ │ │ │ @ instruction: 0xf7fc3008 │ │ │ │ - bmi 7967e4 <__read_chk@plt+0x731410> │ │ │ │ + bmi 796774 <__read_chk@plt+0x7313a0> │ │ │ │ ldrbtmi r4, [sl], #-2833 @ 0xfffff4ef │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, r8, r6, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ @ instruction: 0xf10d4620 │ │ │ │ ldrbtmi r0, [r9], #-2100 @ 0xfffff7cc │ │ │ │ - ldmib lr!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r6!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r1, #-939524096 @ 0xc8000000 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ @ instruction: 0xf7cc4640 │ │ │ │ - stmdbmi pc, {r2, r3, r6, r7, r8, r9, fp, sp, lr, pc} @ │ │ │ │ + stmdbmi pc, {r2, sl, fp, sp, lr, pc} @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xe7ad4479 │ │ │ │ - ldmdb r8!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r6, r8, r8, lsr #4 │ │ │ │ + ldmdb r0!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + mlaseq r8, r8, r2, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mulseq fp, ip, fp │ │ │ │ - eorseq r6, r8, ip, lsl r2 │ │ │ │ - andseq fp, fp, r0, lsr #23 │ │ │ │ - andseq fp, fp, sl, lsr #23 │ │ │ │ - @ instruction: 0x001bbbde │ │ │ │ + @ instruction: 0x001bbab0 │ │ │ │ + eorseq r6, r8, ip, lsl #5 │ │ │ │ + @ instruction: 0x001bbab4 │ │ │ │ + @ instruction: 0x001bbabe │ │ │ │ + @ instruction: 0x001bbaf2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000008b4 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - eorseq r6, r8, sl, ror r1 │ │ │ │ - andseq fp, fp, sl, asr #22 │ │ │ │ - andseq fp, fp, r8, asr #22 │ │ │ │ + eorseq r6, r8, sl, ror #3 │ │ │ │ + andseq fp, fp, lr, asr sl │ │ │ │ + andseq fp, fp, ip, asr sl │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0x461c4690 │ │ │ │ ldrdlt r2, [r5], r0 │ │ │ │ strbmi r4, [r0], -r7, lsl #12 │ │ │ │ strmi r2, [r9], r0, lsl #10 │ │ │ │ - bl 15566d4 <__read_chk@plt+0x14f1300> │ │ │ │ + bl fe356664 <__read_chk@plt+0xfe2f1290> │ │ │ │ ldrpl lr, [r1, #-2504]! @ 0xfffff638 │ │ │ │ mcrmi 0, 3, r2, cr6, cr12, {0} │ │ │ │ - blx fefd4cf6 <__read_chk@plt+0xfef6f922> │ │ │ │ + blx 19d4c86 <__read_chk@plt+0x196f8b2> │ │ │ │ @ instruction: 0xf8c86020 │ │ │ │ ldrbtmi r0, [lr], #-0 │ │ │ │ subvs r6, r5, r5 │ │ │ │ sbcvs r6, r5, r5, lsl #1 │ │ │ │ cmpvs r5, r5, lsl #2 │ │ │ │ stmdavs r5!, {r0, r2, r7, r8, sp, lr} │ │ │ │ @ instruction: 0xf0437a6b │ │ │ │ @@ -52479,208 +52451,208 @@ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stmdavs r2!, {r3, r5, r6, r8, sp, lr} │ │ │ │ andsvc r7, r3, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf898b97b │ │ │ │ @ instruction: 0x461820b0 │ │ │ │ vmlsl.u q10, d2, d1[0] │ │ │ │ subseq r1, r2, r0, lsl #5 │ │ │ │ - bmi 15fcff4 <__read_chk@plt+0x1597c20> │ │ │ │ + bmi 15fcf84 <__read_chk@plt+0x1597bb0> │ │ │ │ @ instruction: 0xf0d7447a │ │ │ │ @ instruction: 0xf8d8f89b │ │ │ │ andscs r3, r0, #0 │ │ │ │ @ instruction: 0xf8b8725a │ │ │ │ @ instruction: 0x065b30b0 │ │ │ │ @ instruction: 0xf8dfd573 │ │ │ │ ldrbtmi r9, [r9], #320 @ 0x140 │ │ │ │ ldrtmi r6, [r8], -r3, lsr #16 │ │ │ │ @ instruction: 0xf1327a19 │ │ │ │ @ instruction: 0x4605fc15 │ │ │ │ rsble r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf44f4b4b │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ - blmi 132ec04 <__read_chk@plt+0x12c9830> │ │ │ │ + blmi 132eb94 <__read_chk@plt+0x12c97c0> │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrtmi r1, [r0], -r3, asr #24 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7cc33ff │ │ │ │ - @ instruction: 0xf506eb4a │ │ │ │ + @ instruction: 0xf506eb82 │ │ │ │ andcs r4, r0, #128, 6 │ │ │ │ @ instruction: 0xf8834630 │ │ │ │ @ instruction: 0xf8d42fff │ │ │ │ @ instruction: 0xf16a9000 │ │ │ │ - @ instruction: 0xf8d8fd37 │ │ │ │ + @ instruction: 0xf8d8fcdf │ │ │ │ @ instruction: 0xf8c91004 │ │ │ │ stmdavc sl, {r4} │ │ │ │ - bcs b492c <__read_chk@plt+0x4f558> │ │ │ │ + bcs b48bc <__read_chk@plt+0x4f4e8> │ │ │ │ strmi sp, [ip], ip, rrx │ │ │ │ and r4, r2, r1, lsr r6 │ │ │ │ svccs 0x0001f801 │ │ │ │ @ instruction: 0x4613b132 │ │ │ │ svccs 0x0001f81c │ │ │ │ mvnsle r2, r5, lsr #22 │ │ │ │ mvnsle r2, r3, ror sl │ │ │ │ svclt 0x009c42af │ │ │ │ mvnscc pc, #-1073741823 @ 0xc0000001 │ │ │ │ stmdale r9, {r1, r3, r9, sl, lr} │ │ │ │ svceq 0x0001f813 │ │ │ │ - bleq 11689c <__read_chk@plt+0xb14c8> │ │ │ │ + bleq 11682c <__read_chk@plt+0xb1458> │ │ │ │ @ instruction: 0xd1f9429d │ │ │ │ movweq pc, #4551 @ 0x11c7 @ │ │ │ │ ldrmi r4, [r9], #-1067 @ 0xfffffbd5 │ │ │ │ andvc r2, fp, r0, lsl #6 │ │ │ │ stmdavs r5!, {r4, r5, r9, sl, lr} │ │ │ │ - stc2 1, cr15, [ip, #-424] @ 0xfffffe58 │ │ │ │ + ldc2 1, cr15, [r4], #424 @ 0x1a8 │ │ │ │ eorvs r6, r8, r2, lsr #16 │ │ │ │ @ instruction: 0xf0637a53 │ │ │ │ subsvc r0, r3, #-67108863 @ 0xfc000001 │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r4!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb ip!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ streq lr, [r0, -sp, asr #19] │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ - b 56808 │ │ │ │ + bl e56798 <__read_chk@plt+0xdf13c4> │ │ │ │ orrmi pc, r0, #25165824 @ 0x1800000 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ svccs 0x00fff883 │ │ │ │ @ instruction: 0xf16a6824 │ │ │ │ - rsbvs pc, r0, sp, ror #25 │ │ │ │ + mlsvs r0, r5, ip, pc @ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df83f0 │ │ │ │ ldrbtmi r9, [r9], #104 @ 0x68 │ │ │ │ - blls 3d2724 <__read_chk@plt+0x36d350> │ │ │ │ + blls 3d26b4 <__read_chk@plt+0x36d2e0> │ │ │ │ svclt 0x00c82b01 │ │ │ │ stcle 6, cr4, [r1], {74} @ 0x4a │ │ │ │ ldrbtmi r4, [sl], #-2582 @ 0xfffff5ea │ │ │ │ @ instruction: 0xf44f4b11 │ │ │ │ ldmpl r6!, {r5, r7, r8, lr}^ │ │ │ │ stmib sp, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #14 │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf8cd33ff │ │ │ │ @ instruction: 0xf7cc900c │ │ │ │ - @ instruction: 0xf506ead6 │ │ │ │ + @ instruction: 0xf506eb0e │ │ │ │ andcs r4, r0, #128, 6 │ │ │ │ @ instruction: 0xf8834630 │ │ │ │ stmdavs r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp} │ │ │ │ - stc2l 1, cr15, [r4], {106} @ 0x6a │ │ │ │ + stc2l 1, cr15, [ip], #-424 @ 0xfffffe58 │ │ │ │ ldr r6, [fp, r8, lsr #2]! │ │ │ │ @ instruction: 0xe79d4631 │ │ │ │ - eorseq r6, r8, lr, asr #1 │ │ │ │ - eorseq r3, r1, ip, asr #2 │ │ │ │ - andseq fp, fp, lr, ror #1 │ │ │ │ + eorseq r6, r8, lr, lsr r1 │ │ │ │ + eorseq r3, r1, r0, asr r0 │ │ │ │ + andseq fp, fp, r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r3, fp, r4, lsr #7 │ │ │ │ - @ instruction: 0x001bb9f6 │ │ │ │ - andseq r2, fp, sl, asr #26 │ │ │ │ - eorseq r3, r1, sl, lsr r0 │ │ │ │ - ldrsbeq r5, [ip], -r8 │ │ │ │ + andseq r3, fp, ip, ror #5 │ │ │ │ + andseq fp, fp, sl, lsl #18 │ │ │ │ + mulseq fp, r2, ip │ │ │ │ + eorseq r2, r1, lr, lsr pc │ │ │ │ + andseq r4, ip, ip, ror #31 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, ip, lr, lsr #26 │ │ │ │ strmi r4, [r0], lr, lsr #24 │ │ │ │ svcmi 0x002e447d │ │ │ │ - ldrbtmi r4, [pc], #-2862 @ 98988 <__read_chk@plt+0x335b4> │ │ │ │ + ldrbtmi r4, [pc], #-2862 @ 98918 <__read_chk@plt+0x33544> │ │ │ │ ldrmi r5, [r5], -ip, lsr #18 │ │ │ │ strls r6, [fp], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ andls pc, r3, r7, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf89268d8 │ │ │ │ @ instruction: 0xf0133129 │ │ │ │ tstle r3, r2, lsl #8 │ │ │ │ @ instruction: 0xf8d0b110 │ │ │ │ stmdblt r3!, {r2, r6, r7, ip, sp}^ │ │ │ │ - blmi 8ab244 <__read_chk@plt+0x845e70> │ │ │ │ + blmi 8ab1d4 <__read_chk@plt+0x845e00> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 372a28 <__read_chk@plt+0x30d654> │ │ │ │ + blls 3729b8 <__read_chk@plt+0x30d5e4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r3, r0, lsl #6 │ │ │ │ pop {r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x460e87f0 │ │ │ │ strtmi r2, [r1], -ip, lsr #4 │ │ │ │ @ instruction: 0xf7cb4668 │ │ │ │ - ldmdbmi fp, {r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdbmi fp, {r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7cc4479 │ │ │ │ - ldmdbmi r9, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ + ldmdbmi r9, {r2, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ andcs r9, r5, #1 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - ldmda ip, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stmdaeq r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ movwcc r2, #49669 @ 0xc205 │ │ │ │ - blmi 57d618 <__read_chk@plt+0x518244> │ │ │ │ + blmi 57d5a8 <__read_chk@plt+0x5181d4> │ │ │ │ ldmdbmi r3, {r5, r9, sl, lr} │ │ │ │ ldmpl fp!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7cc9308 │ │ │ │ - @ instruction: 0xf89de84e │ │ │ │ + @ instruction: 0xf89de886 │ │ │ │ strtmi r3, [r2], -r0 │ │ │ │ streq lr, [r9], -sp, asr #19 │ │ │ │ @ instruction: 0xf8d94669 │ │ │ │ vhadd.u32 d16, d5, d0 │ │ │ │ @ instruction: 0xf88d0300 │ │ │ │ @ instruction: 0xf7fc3000 │ │ │ │ bfi pc, r7, (invalid: 24:1) @ │ │ │ │ - svc 0x00c4f7cb │ │ │ │ - eorseq r5, r8, r4, lsl #30 │ │ │ │ + svc 0x00fcf7cb │ │ │ │ + eorseq r5, r8, r4, ror pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r5, [r8], -lr │ │ │ │ + eorseq r5, r8, lr, ror #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r5, r8, ip, asr #29 │ │ │ │ - @ instruction: 0x001bb8f4 │ │ │ │ - @ instruction: 0x001bb8bc │ │ │ │ + eorseq r5, r8, ip, lsr pc │ │ │ │ + andseq fp, fp, r8, lsl #16 │ │ │ │ + @ instruction: 0x001bb7d0 │ │ │ │ andeq r0, r0, ip, ror #14 │ │ │ │ - @ instruction: 0x001bb8dc │ │ │ │ + @ instruction: 0x001bb7f0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febefc60 <__read_chk@plt+0xfeb8a88c> │ │ │ │ + bl febefbf0 <__read_chk@plt+0xfeb8a81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ movwcs r4, #2588 @ 0xa1c │ │ │ │ ldrbtmi r4, [sl], #-2332 @ 0xfffff6e4 │ │ │ │ movwls r4, #9732 @ 0x2604 │ │ │ │ - blmi 769c5c <__read_chk@plt+0x704888> │ │ │ │ + blmi 769bec <__read_chk@plt+0x704818> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ @ instruction: 0xf7cb0300 │ │ │ │ - bicslt lr, r0, ip, ror #27 │ │ │ │ + bicslt lr, r0, r4, lsr #28 │ │ │ │ subscs r4, fp, #1472 @ 0x5c0 │ │ │ │ @ instruction: 0x46204917 │ │ │ │ strls r4, [r0, #-1149] @ 0xfffffb83 │ │ │ │ @ instruction: 0x462b4479 │ │ │ │ stc2l 1, cr15, [r8], #208 @ 0xd0 │ │ │ │ cmnlt r0, r2 │ │ │ │ @ instruction: 0x462b4913 │ │ │ │ strls r2, [r0, #-605] @ 0xfffffda3 │ │ │ │ @ instruction: 0xf1344479 │ │ │ │ - blls 157e2c <__read_chk@plt+0xf2a58> │ │ │ │ + blls 157dbc <__read_chk@plt+0xf29e8> │ │ │ │ svclt 0x00182800 │ │ │ │ tstlt r3, r4, lsl #12 │ │ │ │ @ instruction: 0xf151a802 │ │ │ │ - bmi 416db4 <__read_chk@plt+0x3b19e0> │ │ │ │ + bmi 416be4 <__read_chk@plt+0x3b1810> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r2, lsl #2 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ - svc 0x0070f7cb │ │ │ │ - eorseq r5, r8, r6, lsl lr │ │ │ │ - andseq fp, fp, ip, lsl #17 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r2, [r1], -r0 │ │ │ │ - eorseq pc, r0, r4, lsr r2 @ │ │ │ │ - andseq lr, ip, r4, asr r9 │ │ │ │ - eorseq r5, r8, r2, asr #27 │ │ │ │ + svc 0x00a8f7cb │ │ │ │ + eorseq r5, r8, r6, lsl #29 │ │ │ │ + andseq fp, fp, r0, lsr #15 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + ldrhteq r2, [r1], -r4 │ │ │ │ + eorseq pc, r0, r8, lsr r1 @ │ │ │ │ + andseq lr, ip, r8, ror #16 │ │ │ │ + eorseq r5, r8, r2, lsr lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ streq pc, [r0, #2252] @ 0x8cc │ │ │ │ ldclpl 5, cr15, [r2, #692] @ 0x2b4 │ │ │ │ @@ -52707,30 +52679,30 @@ │ │ │ │ @ instruction: 0xf8df13f8 │ │ │ │ ldrbtmi r2, [sl], #-1752 @ 0xfffff928 │ │ │ │ ldcvs 7, cr6, [sl], {90} @ 0x5a │ │ │ │ addeq pc, r0, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xb145649a │ │ │ │ @ instruction: 0x16c8f8df │ │ │ │ ldrbtmi r9, [r9], #-2057 @ 0xfffff7f7 │ │ │ │ - blx fec55098 <__read_chk@plt+0xfebefcc4> │ │ │ │ + blx fec55028 <__read_chk@plt+0xfebefc54> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df82d2 │ │ │ │ ldrbtmi r3, [fp], #-1724 @ 0xfffff944 │ │ │ │ ldrbne pc, [r8, r4, lsr #13]! @ │ │ │ │ ssatne pc, #21, pc, asr #17 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf50d4479 │ │ │ │ @ instruction: 0x67bb56b2 │ │ │ │ - svc 0x0082f7cb │ │ │ │ + svc 0x00baf7cb │ │ │ │ ldrcc r9, [r4], -r9, lsl #22 │ │ │ │ vst2.8 {d25-d28}, [pc], r1 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7cc4630 │ │ │ │ - @ instruction: 0xf8dfe98c │ │ │ │ + @ instruction: 0xf8dfe9c4 │ │ │ │ strcs r3, [r0, #-1680] @ 0xfffff970 │ │ │ │ mvnspl pc, #8781824 @ 0x860000 │ │ │ │ @ instruction: 0xf04f4630 │ │ │ │ @ instruction: 0xf8580c01 │ │ │ │ movwls r3, #61443 @ 0xf003 │ │ │ │ @ instruction: 0xf106681e │ │ │ │ ldmdbvs r2!, {r0, r2, r6, r7, r8, r9} │ │ │ │ @@ -52747,152 +52719,152 @@ │ │ │ │ ldrsbtvs pc, [r0], -pc @ │ │ │ │ @ instruction: 0xf12ab3a8 │ │ │ │ @ instruction: 0xf8dffc31 │ │ │ │ eorsvs r1, r8, r4, asr #12 │ │ │ │ ldmdavs r7!, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0x46284479 │ │ │ │ @ instruction: 0x8018f8d7 │ │ │ │ - svc 0x0044f7cb │ │ │ │ + svc 0x007cf7cb │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldmdavs r7!, {r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1628f8df │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d74479 │ │ │ │ @ instruction: 0xf7cb8018 │ │ │ │ - @ instruction: 0x4601ef38 │ │ │ │ + @ instruction: 0x4601ef70 │ │ │ │ @ instruction: 0x47c04638 │ │ │ │ @ instruction: 0xf8df6837 │ │ │ │ andcs r1, r5, #20, 12 @ 0x1400000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0x8018f8d7 │ │ │ │ - svc 0x002af7cb │ │ │ │ + svc 0x0062f7cb │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldmdavs r6!, {r6, r7, r8, r9, sl, lr} │ │ │ │ ldrbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ andcs r4, r5, #40, 12 @ 0x2800000 │ │ │ │ ldmibvs r5!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - svc 0x001ef7cb │ │ │ │ + svc 0x0056f7cb │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf6a447a8 │ │ │ │ vst3. {d17,d19,d21}, [pc :256], r8 │ │ │ │ @ instruction: 0xf15170a0 │ │ │ │ - @ instruction: 0xf8dff953 │ │ │ │ + @ instruction: 0xf8dff8fb │ │ │ │ vst3. {d23,d25,d27}, [pc :128], r0 │ │ │ │ smlatbcs r0, r0, r2, r7 │ │ │ │ adcseq pc, r0, r5, asr #17 │ │ │ │ - bl ff556bc0 <__read_chk@plt+0xff4f17ec> │ │ │ │ + stc 7, cr15, [sl], {203} @ 0xcb │ │ │ │ ldrsbtgt pc, [r0], r5 @ │ │ │ │ @ instruction: 0x2600447f │ │ │ │ @ instruction: 0x361000b5 │ │ │ │ vmlaeq.f64 d14, d5, d7 │ │ │ │ ldm lr!, {r0, r2, r5, r6, sl, lr} │ │ │ │ - strgt r0, [pc, #-15] @ 98c9d <__read_chk@plt+0x338c9> │ │ │ │ + strgt r0, [pc, #-15] @ 98c2d <__read_chk@plt+0x33859> │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ ldm lr!, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ - strgt r0, [pc, #-15] @ 98ca9 <__read_chk@plt+0x338d5> │ │ │ │ + strgt r0, [pc, #-15] @ 98c39 <__read_chk@plt+0x33865> │ │ │ │ muleq pc, lr, r8 @ │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ eorpl pc, r6, r7, asr r8 @ │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ ldrne pc, [ip, #2271] @ 0x8df │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7cb4479 │ │ │ │ - @ instruction: 0xf148eeec │ │ │ │ + @ instruction: 0xf148ef24 │ │ │ │ @ instruction: 0x4683f9b9 │ │ │ │ stmdals sl, {r0, r1, r2, r7, sl, fp, ip} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf6a48260 │ │ │ │ @ instruction: 0xf16a1af8 │ │ │ │ - @ instruction: 0xf6a4faeb │ │ │ │ + @ instruction: 0xf6a4fa93 │ │ │ │ mrcge 3, 0, r2, cr6, cr4, {0} │ │ │ │ - bleq 1d5124 <__read_chk@plt+0x16fd50> │ │ │ │ + bleq 1d50b4 <__read_chk@plt+0x16fce0> │ │ │ │ ldrsbtls pc, [r0], sl @ │ │ │ │ @ instruction: 0xf1a66018 │ │ │ │ @ instruction: 0xf8c90314 │ │ │ │ @ instruction: 0xf7cc3014 │ │ │ │ - @ instruction: 0xf8dfe8da │ │ │ │ + @ instruction: 0xf8dfe912 │ │ │ │ @ instruction: 0xf8c91560 │ │ │ │ andcs r0, r5, #16 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - cdp 7, 12, cr15, cr8, cr11, {6} │ │ │ │ + svc 0x0000f7cb │ │ │ │ ldrbcs pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ stmibmi r4, {r0, r2, r3, r9, ip, sp, lr, pc}^ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ ldrbtmi r7, [sl], #-0 │ │ │ │ strbmi r2, [r8], -r4, ror #2 │ │ │ │ - blx fe4d5256 <__read_chk@plt+0xfe46fe82> │ │ │ │ + blx fe4d51e6 <__read_chk@plt+0xfe46fe12> │ │ │ │ @ instruction: 0xf8da980b │ │ │ │ @ instruction: 0xf8c330b0 │ │ │ │ @ instruction: 0xf8c39000 │ │ │ │ stmdacs r0, {r2, r3, ip, sp, pc} │ │ │ │ eorshi pc, r5, #0 │ │ │ │ ldmibne r8!, {r2, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blx fef552f8 <__read_chk@plt+0xfeeeff24> │ │ │ │ + blx 1955288 <__read_chk@plt+0x18efeb4> │ │ │ │ msrvs CPSR_c, #164, 10 @ 0x29000000 │ │ │ │ ldrsbthi pc, [r0], r9 @ │ │ │ │ @ instruction: 0xf1a66018 │ │ │ │ @ instruction: 0xf8c80310 │ │ │ │ @ instruction: 0xf7cc3054 │ │ │ │ - @ instruction: 0xf8dfe8ac │ │ │ │ + @ instruction: 0xf8dfe8e4 │ │ │ │ @ instruction: 0xf8c8150c │ │ │ │ andcs r0, r5, #80 @ 0x50 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - cdp 7, 9, cr15, cr10, cr11, {6} │ │ │ │ + cdp 7, 13, cr15, cr2, cr11, {6} │ │ │ │ ldrbtcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ stmiavs r5!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ ldrbtmi r7, [sl], #-0 │ │ │ │ strbmi r2, [r0], -r4, ror #2 │ │ │ │ - blx 19552b2 <__read_chk@plt+0x18efede> │ │ │ │ + blx 1955242 <__read_chk@plt+0x18efe6e> │ │ │ │ @ instruction: 0xf8d9980c │ │ │ │ @ instruction: 0xf8c330b0 │ │ │ │ @ instruction: 0xf8c38040 │ │ │ │ stmdacs r0, {r2, r3, r6, ip, sp, pc} │ │ │ │ andhi pc, r4, #0 │ │ │ │ ldmne r8!, {r2, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blx fe3d5354 <__read_chk@plt+0xfe36ff80> │ │ │ │ + blx dd52e4 <__read_chk@plt+0xd6ff10> │ │ │ │ movwcs pc, #50852 @ 0xc6a4 @ │ │ │ │ - beq d4ef0 <__read_chk@plt+0x6fb1c> │ │ │ │ + beq d4e80 <__read_chk@plt+0x6faac> │ │ │ │ ldrsbtls pc, [r0], r8 @ │ │ │ │ @ instruction: 0xf1a66018 │ │ │ │ @ instruction: 0xf8c9030c │ │ │ │ @ instruction: 0xf7cc3094 │ │ │ │ - @ instruction: 0xf8dfe87c │ │ │ │ + @ instruction: 0xf8dfe8b4 │ │ │ │ @ instruction: 0xf8c914b4 │ │ │ │ andcs r0, r5, #144 @ 0x90 │ │ │ │ @ instruction: 0xf8c94479 │ │ │ │ @ instruction: 0x4650a0b8 │ │ │ │ stmibpl ip, {r0, r2, r3, r9, ip, sp, lr, pc} │ │ │ │ - cdp 7, 6, cr15, cr6, cr11, {6} │ │ │ │ + cdp 7, 9, cr15, cr14, cr11, {6} │ │ │ │ ldrcc pc, [ip], #2271 @ 0x8df │ │ │ │ andvc lr, r0, sp, asr #19 │ │ │ │ ldrbtmi r2, [fp], #-356 @ 0xfffffe9c │ │ │ │ ldrmi r4, [sl], -r8, asr #12 │ │ │ │ ldrtmi r9, [fp], -sp, lsl #6 │ │ │ │ - blx c5531a <__read_chk@plt+0xbeff46> │ │ │ │ + blx c552aa <__read_chk@plt+0xbefed6> │ │ │ │ ldrsbtcc pc, [r0], r8 @ │ │ │ │ addls pc, r0, r3, asr #17 │ │ │ │ addlt pc, ip, r3, asr #17 │ │ │ │ - blcs bfa24 <__read_chk@plt+0x5a650> │ │ │ │ + blcs bf9b4 <__read_chk@plt+0x5a5e0> │ │ │ │ orrshi pc, r4, r0 │ │ │ │ @ instruction: 0xf16a9807 │ │ │ │ - @ instruction: 0xf8d8fa59 │ │ │ │ + @ instruction: 0xf8d8fa01 │ │ │ │ @ instruction: 0xf6a490b0 │ │ │ │ andsvs r2, r8, r8, lsl #6 │ │ │ │ movweq pc, #33190 @ 0x81a6 @ │ │ │ │ sbcscc pc, r4, r9, asr #17 │ │ │ │ - stmda sl, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r2, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8c92205 │ │ │ │ ldrbtmi r0, [r9], #-208 @ 0xffffff30 │ │ │ │ @ instruction: 0xf7cb4650 │ │ │ │ - @ instruction: 0x463bee3a │ │ │ │ + @ instruction: 0x463bee72 │ │ │ │ @ instruction: 0xf50d9700 │ │ │ │ @ instruction: 0x900167be │ │ │ │ - bls 3e13d8 <__read_chk@plt+0x37c004> │ │ │ │ + bls 3e1368 <__read_chk@plt+0x37bf94> │ │ │ │ @ instruction: 0xf1484638 │ │ │ │ @ instruction: 0xf8d8fb03 │ │ │ │ @ instruction: 0xf8c330b0 │ │ │ │ @ instruction: 0xf8c370c0 │ │ │ │ stmdals r8, {r2, r3, r6, r7, ip, sp, pc} │ │ │ │ stc2 0, cr15, [r6, #-572] @ 0xfffffdc4 │ │ │ │ streq r4, [r2], r7, lsl #12 │ │ │ │ @@ -52911,52 +52883,52 @@ │ │ │ │ @ instruction: 0xf8858000 │ │ │ │ @ instruction: 0xf8878000 │ │ │ │ stmdbcs r0, {pc} │ │ │ │ stmdavc fp, {r0, r1, r6, ip, lr, pc} │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ tstle sl, fp, ror fp │ │ │ │ tstls r7, r8, lsl #12 │ │ │ │ - stmda r4, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda ip!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r8], #-2311 @ 0xfffff6f9 │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ @ instruction: 0xf0002b7d │ │ │ │ - blmi ffcf9574 <__read_chk@plt+0xffc941a0> │ │ │ │ - bvs 15d56fc <__read_chk@plt+0x1570328> │ │ │ │ + blmi ffcf9504 <__read_chk@plt+0xffc94130> │ │ │ │ + bvs 15d568c <__read_chk@plt+0x15702b8> │ │ │ │ andcs r9, r1, #1073741824 @ 0x40000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46194650 │ │ │ │ - svc 0x00fcf7cb │ │ │ │ + ldmda r4!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbge r5, {r4, r6, r9, sl, lr}^ │ │ │ │ - blx ff4d5458 <__read_chk@plt+0xff470084> │ │ │ │ + blx 1ed53e8 <__read_chk@plt+0x1e70014> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r8!, {r0, r1, r4, r7, r8, pc}^ │ │ │ │ adcmi pc, r6, sp, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xf9b4f145 │ │ │ │ @ instruction: 0xf6a4b9c8 │ │ │ │ ldmdavs r8, {r2, r3, r8, r9, sp} │ │ │ │ stmibmi r3!, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-518 @ 0xfffffdfa │ │ │ │ - ldm lr, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r6, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4650b178 │ │ │ │ - svc 0x00d4f7cb │ │ │ │ + stmda ip, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5c049df │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ andcc r6, r3, #128, 6 │ │ │ │ @ instruction: 0x46504479 │ │ │ │ - stcl 7, cr15, [r4], #-812 @ 0xfffffcd4 │ │ │ │ + ldc 7, cr15, [ip], {203} @ 0xcb │ │ │ │ vhadd.s8 d14, d13, d1 │ │ │ │ @ instruction: 0xf6a46a54 │ │ │ │ @ instruction: 0xf04f2b14 │ │ │ │ @ instruction: 0xf8040900 │ │ │ │ @ instruction: 0xf8049c05 │ │ │ │ @ instruction: 0xf8db9c04 │ │ │ │ tstlt r8, r0 │ │ │ │ - blcs b6f54 <__read_chk@plt+0x51b80> │ │ │ │ + blcs b6ee4 <__read_chk@plt+0x51b10> │ │ │ │ teqphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdacs r4, {r0, r2, r3, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbcs ip, {r2, r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46304651 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf1486035 │ │ │ │ @ instruction: 0xf8d9ff2f │ │ │ │ @@ -52964,137 +52936,137 @@ │ │ │ │ @ instruction: 0xf8850a00 │ │ │ │ cmnlt r0, #-67108861 @ 0xfc000003 │ │ │ │ ldc2l 7, cr15, [r2, #-1020]! @ 0xfffffc04 │ │ │ │ movwcs pc, #18084 @ 0x46a4 @ │ │ │ │ strmi r4, [r1], -r3, lsl #13 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0x46386018 │ │ │ │ - ldm r2, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia sl, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ mvnsge pc, #8847360 @ 0x870000 │ │ │ │ mulle r2, fp, r5 │ │ │ │ @ instruction: 0xf1501f30 │ │ │ │ - @ instruction: 0xf6a4fe4f │ │ │ │ + @ instruction: 0xf6a4fdf7 │ │ │ │ @ instruction: 0xf8d313f8 │ │ │ │ @ instruction: 0xf8d330b0 │ │ │ │ @ instruction: 0xf1b990b8 │ │ │ │ andle r0, lr, r0, lsl #30 │ │ │ │ @ instruction: 0xf7cb4638 │ │ │ │ - @ instruction: 0xf5c0ef86 │ │ │ │ + @ instruction: 0xf5c0efbe │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ strbmi r6, [r9], -r0, lsl #7 │ │ │ │ ldrtmi r3, [r8], -r3, lsl #4 │ │ │ │ - ldc 7, cr15, [r6], {203} @ 0xcb │ │ │ │ + mcrr 7, 12, pc, lr, cr11 @ │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ ldmdavs r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ @ instruction: 0x46304639 │ │ │ │ ldrbcc pc, [pc, r0, asr #4]! @ │ │ │ │ - bne fef1fd20 <__read_chk@plt+0xfeeba94c> │ │ │ │ + bne fef1fcb0 <__read_chk@plt+0xfeeba8dc> │ │ │ │ cdp2 1, 15, cr15, cr2, cr8, {2} │ │ │ │ andcs pc, r8, r4, lsr #13 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ mvnsgt pc, #8716288 @ 0x850000 │ │ │ │ stmdavs r1, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8911b5a │ │ │ │ @ instruction: 0xf1bee000 │ │ │ │ andle r0, fp, fp, asr pc │ │ │ │ @ instruction: 0xd00942ba │ │ │ │ eorsvs r1, r2, sl, asr ip │ │ │ │ andsvc r2, sl, fp, asr r2 │ │ │ │ @ instruction: 0xf8836833 │ │ │ │ ldmdavs r2!, {lr, pc} │ │ │ │ - blne 1533014 <__read_chk@plt+0x14cdc40> │ │ │ │ + blne 1532fa4 <__read_chk@plt+0x14cdbd0> │ │ │ │ vmin.s8 d20, d0, d16 │ │ │ │ - bne fef27014 <__read_chk@plt+0xfeec1c40> │ │ │ │ + bne fef26fa4 <__read_chk@plt+0xfeec1bd0> │ │ │ │ cdp2 1, 13, cr15, cr2, cr8, {2} │ │ │ │ movwcs pc, #34468 @ 0x86a4 @ │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ @ instruction: 0xf8852300 │ │ │ │ @ instruction: 0x464833ff │ │ │ │ - svc 0x0046f7cb │ │ │ │ + svc 0x007ef7cb │ │ │ │ svclt 0x00982801 │ │ │ │ stmdble r8, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8194481 │ │ │ │ - blcs 17e8044 <__read_chk@plt+0x1782c70> │ │ │ │ + blcs 17e7fd4 <__read_chk@plt+0x1782c00> │ │ │ │ ldmdavs r3!, {r1, r3, ip, lr, pc} │ │ │ │ adcsmi r1, sl, #92160 @ 0x16800 │ │ │ │ mrrcne 0, 0, sp, sl, cr6 │ │ │ │ subscs r6, sp, #50 @ 0x32 │ │ │ │ andcs r7, r0, #26 │ │ │ │ andsvc r6, sl, r3, lsr r8 │ │ │ │ @ instruction: 0xf1344628 │ │ │ │ @ instruction: 0xf6a4fab9 │ │ │ │ strmi r2, [r7], -r4, lsl #6 │ │ │ │ orrslt r6, r8, r8, lsl r0 │ │ │ │ @ instruction: 0xf7cb4640 │ │ │ │ - @ instruction: 0xf5c0ef28 │ │ │ │ + @ instruction: 0xf5c0ef60 │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ andcc r6, r3, #128, 6 │ │ │ │ @ instruction: 0x46404639 │ │ │ │ - bl feed6fac <__read_chk@plt+0xfee71bd8> │ │ │ │ + bl ffcd6f3c <__read_chk@plt+0xffc71b68> │ │ │ │ adcmi r2, pc, #0, 6 │ │ │ │ mvnscc pc, #132, 16 @ 0x840000 │ │ │ │ svcne 0x0030d002 │ │ │ │ - ldc2l 1, cr15, [r4, #320] @ 0x140 │ │ │ │ + ldc2l 1, cr15, [ip, #-320]! @ 0xfffffec0 │ │ │ │ @ instruction: 0xf16a4640 │ │ │ │ - @ instruction: 0x4605f917 │ │ │ │ + @ instruction: 0x4605f8bf │ │ │ │ ldrsbhi pc, [ip, #143]! @ 0x8f @ │ │ │ │ @ instruction: 0xf6a42600 │ │ │ │ ldrbtmi r1, [r8], #2040 @ 0x7f8 │ │ │ │ ldrsbtcc pc, [r0], r7 @ │ │ │ │ @ instruction: 0x36404433 │ │ │ │ @ instruction: 0xf1506958 │ │ │ │ - @ instruction: 0xf856fdc3 │ │ │ │ - blcs a50d8 <__read_chk@plt+0x3fd04> │ │ │ │ + @ instruction: 0xf856fd6b │ │ │ │ + blcs a5068 <__read_chk@plt+0x3fc94> │ │ │ │ @ instruction: 0xf8d7d1f4 │ │ │ │ @ instruction: 0xf8d000b0 │ │ │ │ ldrhlt r3, [r3, -r8] │ │ │ │ @ instruction: 0xf15030b8 │ │ │ │ - mcrls 13, 0, pc, cr14, cr7, {5} @ │ │ │ │ + mcrls 13, 0, pc, cr14, cr15, {2} @ │ │ │ │ ldrbtne pc, [ip], #1700 @ 0x6a4 @ │ │ │ │ addseq pc, r8, r6, lsl #2 │ │ │ │ - ldc2 1, cr15, [r0, #320]! @ 0x140 │ │ │ │ + ldc2l 1, cr15, [r8, #-320] @ 0xfffffec0 │ │ │ │ @ instruction: 0xf04b9808 │ │ │ │ stmdavs r3!, {r0, r1, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a6b11b │ │ │ │ @ instruction: 0xf129001c │ │ │ │ - bmi 1bd82a8 <__read_chk@plt+0x1b72ed4> │ │ │ │ + bmi 1bd8238 <__read_chk@plt+0x1b72e64> │ │ │ │ bicspl pc, r2, sp, lsl #10 │ │ │ │ tstcc r4, r2, asr fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46288094 │ │ │ │ ldclpl 5, cr15, [r2, #52] @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blls 47d0d4 <__read_chk@plt+0x417d00> │ │ │ │ + blls 47d064 <__read_chk@plt+0x417c90> │ │ │ │ @ instruction: 0xf0696818 │ │ │ │ @ instruction: 0xf069ffbb │ │ │ │ @ instruction: 0xf017fc49 │ │ │ │ @ instruction: 0xf43f0802 │ │ │ │ stmdals r9, {r0, r1, r2, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ stc2l 0, cr15, [r0], {230} @ 0xe6 │ │ │ │ - blmi 17d3000 <__read_chk@plt+0x176dc2c> │ │ │ │ + blmi 17d2f90 <__read_chk@plt+0x176dbbc> │ │ │ │ str r4, [sp, #-1147]! @ 0xfffffb85 │ │ │ │ ldrbtmi r4, [r8], #-2139 @ 0xfffff7a5 │ │ │ │ - @ instruction: 0xf8c4f16a │ │ │ │ + @ instruction: 0xf86cf16a │ │ │ │ ldrsbtls pc, [r0], r8 @ │ │ │ │ movwcs pc, #34468 @ 0x86a4 @ │ │ │ │ @ instruction: 0xf1a66018 │ │ │ │ @ instruction: 0xf8c90308 │ │ │ │ @ instruction: 0xf7cb30d4 │ │ │ │ - ldmdbmi r5, {r1, r2, r4, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r5, {r1, r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ sbcseq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf8dd2205 │ │ │ │ ldrbtmi r9, [r9], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7cb4648 │ │ │ │ - ldrtmi lr, [fp], -r4, lsr #25 │ │ │ │ + @ instruction: 0x463becdc │ │ │ │ @ instruction: 0xf50d9700 │ │ │ │ - bls 3f3068 <__read_chk@plt+0x38dc94> │ │ │ │ + bls 3f2ff8 <__read_chk@plt+0x38dc24> │ │ │ │ andls r2, r1, r4, ror #2 │ │ │ │ @ instruction: 0xf1484638 │ │ │ │ stmdbls sl, {r0, r2, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ andcc lr, fp, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf8d84313 │ │ │ │ tstmi r9, #176 @ 0xb0 │ │ │ │ sbcvc pc, r0, r2, asr #17 │ │ │ │ @@ -53105,186 +53077,186 @@ │ │ │ │ @ instruction: 0xf1026593 │ │ │ │ ldrbvs r0, [r3, #896] @ 0x380 │ │ │ │ stmdami r2, {r0, r3, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ ldr r4, [ip, #1144] @ 0x478 │ │ │ │ ldrbtmi r4, [r8], #-2113 @ 0xfffff7bf │ │ │ │ stmdami r1, {r3, r4, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ strb r4, [r7, #1144] @ 0x478 │ │ │ │ - blx 35568c <__read_chk@plt+0x2f02b8> │ │ │ │ + blx 35561c <__read_chk@plt+0x2f0248> │ │ │ │ movwcs pc, #18084 @ 0x46a4 @ │ │ │ │ andsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf1a4aec1 │ │ │ │ andls r0, r7, r4, lsl #16 │ │ │ │ rscscc pc, lr, #64, 4 │ │ │ │ @ instruction: 0xf7cb4640 │ │ │ │ - @ instruction: 0xf8dbef6a │ │ │ │ + @ instruction: 0xf8dbefa2 │ │ │ │ stmdbls r7, {ip, sp} │ │ │ │ mvnsls pc, #132, 16 @ 0x840000 │ │ │ │ mulle r2, r9, r2 │ │ │ │ @ instruction: 0xf1501f30 │ │ │ │ - strbmi pc, [r0], -r5, lsr #26 @ │ │ │ │ - cdp 7, 6, cr15, cr4, cr11, {6} │ │ │ │ + strbmi pc, [r0], -sp, asr #25 @ │ │ │ │ + cdp 7, 9, cr15, cr12, cr11, {6} │ │ │ │ @ instruction: 0xf5c04931 │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ andcc r6, r3, #128, 6 │ │ │ │ @ instruction: 0x46404479 │ │ │ │ - b ffdd7134 <__read_chk@plt+0xffd71d60> │ │ │ │ + bl bd70c4 <__read_chk@plt+0xb71cf0> │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xe69f33fb │ │ │ │ ldrbtmi r4, [r8], #-2091 @ 0xfffff7d5 │ │ │ │ - blx ff2571ba <__read_chk@plt+0xff1f1de6> │ │ │ │ + blx ff1d714a <__read_chk@plt+0xff171d76> │ │ │ │ vmax.s8 d14, d29, d9 │ │ │ │ vpmin.s8 q11, q0, q2 │ │ │ │ @ instruction: 0x465032ff │ │ │ │ - svc 0x0042f7cb │ │ │ │ + svc 0x007af7cb │ │ │ │ mvnshi pc, #8978432 @ 0x890000 │ │ │ │ @ instruction: 0xf7cbe656 │ │ │ │ - svclt 0x0000ebc6 │ │ │ │ - eorseq r5, r8, r0, ror #26 │ │ │ │ - eorseq r5, r8, r0, asr #26 │ │ │ │ + svclt 0x0000ebfe │ │ │ │ + ldrsbteq r5, [r8], -r0 │ │ │ │ + ldrhteq r5, [r8], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ @ instruction: 0xfffff74b │ │ │ │ - andseq sl, fp, lr, lsr #30 │ │ │ │ + andseq sl, fp, r2, asr #28 │ │ │ │ andeq r0, r0, r7, lsl r8 │ │ │ │ - andseq fp, fp, r8, ror #14 │ │ │ │ + andseq fp, fp, ip, ror r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, fp, r4, lsl #14 │ │ │ │ - andseq fp, fp, r8, lsr #14 │ │ │ │ - andseq fp, fp, sl, lsr #14 │ │ │ │ - andseq fp, fp, r0, asr r7 │ │ │ │ - ldrshteq r5, [r8], -r4 │ │ │ │ - @ instruction: 0x001bd1f0 │ │ │ │ - andseq sp, fp, ip, lsr #3 │ │ │ │ - andseq r2, fp, r6, asr #20 │ │ │ │ - @ instruction: 0x001c08f0 │ │ │ │ - andseq r2, fp, sl, ror #19 │ │ │ │ - andseq fp, fp, r4, lsl #12 │ │ │ │ - andseq r2, fp, r6, lsl #19 │ │ │ │ - andseq ip, fp, r2, asr sp │ │ │ │ - andseq fp, fp, r0, asr r1 │ │ │ │ - eorseq sp, r0, lr, asr r5 │ │ │ │ - andseq fp, fp, sl, lsl #5 │ │ │ │ - andseq fp, fp, r0, ror r2 │ │ │ │ - eorseq r4, r8, sl, ror #25 │ │ │ │ - mlaseq r8, r0, r7, r5 │ │ │ │ + andseq fp, fp, r8, lsl r6 │ │ │ │ + andseq fp, fp, ip, lsr r6 │ │ │ │ + andseq fp, fp, lr, lsr r6 │ │ │ │ + andseq fp, fp, r4, ror #12 │ │ │ │ + eorseq r5, r8, r4, ror #2 │ │ │ │ + andseq sp, fp, r4, lsl #2 │ │ │ │ + andseq sp, fp, r0, asr #1 │ │ │ │ + andseq r2, fp, lr, lsl #19 │ │ │ │ + andseq r0, ip, r4, lsl #16 │ │ │ │ + andseq r2, fp, r2, lsr r9 │ │ │ │ + andseq fp, fp, r8, lsl r5 │ │ │ │ + andseq r2, fp, lr, asr #17 │ │ │ │ + andseq ip, fp, r6, ror #24 │ │ │ │ + andseq fp, fp, r4, rrx │ │ │ │ + eorseq sp, r0, r2, ror #8 │ │ │ │ + mulseq fp, lr, r1 │ │ │ │ + andseq fp, fp, r4, lsl #3 │ │ │ │ + eorseq r4, r8, sl, asr sp │ │ │ │ + eorseq r5, r8, r0, lsl #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - eorseq r2, r1, sl, lsl #16 │ │ │ │ - andseq ip, fp, r6, lsr #20 │ │ │ │ + eorseq r2, r1, lr, lsl #14 │ │ │ │ + andseq ip, fp, sl, lsr r9 │ │ │ │ @ instruction: 0xffffe20b │ │ │ │ - mlaseq r1, r8, r7, r2 │ │ │ │ - mlaseq r1, r2, r7, r2 │ │ │ │ - eorseq r2, r1, ip, lsl #15 │ │ │ │ - mulseq fp, r4, sp │ │ │ │ - andseq fp, fp, sl, asr #3 │ │ │ │ + mlaseq r1, ip, r6, r2 │ │ │ │ + mlaseq r1, r6, r6, r2 │ │ │ │ + mlaseq r1, r0, r6, r2 │ │ │ │ + andseq sp, fp, r8, lsr #25 │ │ │ │ + ldrsbeq fp, [fp], -lr │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr8, cr12, {6} │ │ │ │ sbclt r4, r4, fp, lsr #26 │ │ │ │ strmi r4, [pc], -fp, lsr #24 │ │ │ │ - blmi b6a4d4 <__read_chk@plt+0xb05100> │ │ │ │ + blmi b6a464 <__read_chk@plt+0xb05090> │ │ │ │ ldrbtmi r4, [fp], #-2603 @ 0xfffff5d5 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r5, r8, fp, lr} │ │ │ │ stmdavs r4!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9443 │ │ │ │ strmi r0, [r4], -r0, lsl #8 │ │ │ │ ldmpl lr, {sp} │ │ │ │ ldmdavs r3!, {r0, r2, r9, sp} │ │ │ │ ldrdhi pc, [r8], -r3 │ │ │ │ - bl ff5d7230 <__read_chk@plt+0xff571e5c> │ │ │ │ + stc 7, cr15, [ip], {203} @ 0xcb │ │ │ │ eorsle r2, r8, r0, lsl #24 │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi sl, [r9], -r3, lsl #26 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ strls r4, [r1], #-1576 @ 0xfffff9d8 │ │ │ │ - ldcl 7, cr15, [ip, #812] @ 0x32c │ │ │ │ + cdp 7, 1, cr15, cr4, cr11, {6} │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ff157254 <__read_chk@plt+0xff0f1e80> │ │ │ │ + bl fff571e4 <__read_chk@plt+0xffef1e10> │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ tstcs r4, #6912 @ 0x1b00 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0x4620447c │ │ │ │ - stcl 7, cr15, [ip, #812] @ 0x32c │ │ │ │ + cdp 7, 0, cr15, cr4, cr11, {6} │ │ │ │ addvs r6, r7, r0, lsr r8 │ │ │ │ cdp2 0, 10, cr15, cr6, cr9, {3} │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0462179 │ │ │ │ ldmdavs r3!, {r0, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdacs r9!, {r1, r4, r9, fp, lr}^ │ │ │ │ strtmi fp, [r0], -ip, lsl #30 │ │ │ │ @ instruction: 0xf8c32000 │ │ │ │ ldrbtmi r8, [sl], #-8 │ │ │ │ ldmpl r3, {r3, r8, r9, fp, lr}^ │ │ │ │ - blls 11733d4 <__read_chk@plt+0x110e000> │ │ │ │ + blls 1173364 <__read_chk@plt+0x110df90> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ pop {r2, r6, ip, sp, pc} │ │ │ │ stcmi 1, cr8, [sl], {240} @ 0xf0 │ │ │ │ @ instruction: 0xe7c3447c │ │ │ │ - bl 7d72b0 <__read_chk@plt+0x771edc> │ │ │ │ - eorseq r5, r8, r8, lsr #11 │ │ │ │ + bl 15d7240 <__read_chk@plt+0x1571e6c> │ │ │ │ + eorseq r5, r8, r8, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r8, r2, lsr #11 │ │ │ │ + eorseq r5, r8, r2, lsl r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001b28fc │ │ │ │ - ldrsbeq fp, [fp], -r6 │ │ │ │ - eorseq r3, lr, r0, lsr lr │ │ │ │ - eorseq r5, r8, r2, lsr #10 │ │ │ │ - andseq r0, ip, ip, lsl #30 │ │ │ │ + andseq r2, fp, r4, asr #16 │ │ │ │ + andseq sl, fp, sl, ror #31 │ │ │ │ + eorseq r3, lr, r0, lsr #29 │ │ │ │ + mlaseq r8, r2, r5, r5 │ │ │ │ + andseq r0, ip, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febf05b0 <__read_chk@plt+0xfeb8b1dc> │ │ │ │ + bl febf0540 <__read_chk@plt+0xfeb8b16c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1dd72f0 <__read_chk@plt+0x1d71f1c> │ │ │ │ + bl febd7280 <__read_chk@plt+0xfeb71eac> │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff4010 │ │ │ │ svclt 0x0000bf7b │ │ │ │ - andseq r0, ip, sl, asr #29 │ │ │ │ + @ instruction: 0x001c0dde │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febf05dc <__read_chk@plt+0xfeb8b208> │ │ │ │ + bl febf056c <__read_chk@plt+0xfeb8b198> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 185731c <__read_chk@plt+0x17f1f48> │ │ │ │ + bl fe6572ac <__read_chk@plt+0xfe5f1ed8> │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff4010 │ │ │ │ svclt 0x0000bf65 │ │ │ │ - andseq pc, ip, r6, lsl #15 │ │ │ │ + mulseq ip, sl, r6 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf060c <__read_chk@plt+0xfeb8b238> │ │ │ │ + bl febf059c <__read_chk@plt+0xfeb8b1c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ @ instruction: 0x4606c090 │ │ │ │ ldrmi r4, [r5], -fp, lsl #12 │ │ │ │ @ instruction: 0x078844fc │ │ │ │ - bmi 90e88c <__read_chk@plt+0x8a94b8> │ │ │ │ + bmi 90e81c <__read_chk@plt+0x8a9448> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ @ instruction: 0xf5046814 │ │ │ │ @ instruction: 0xf99c5c40 │ │ │ │ - bcs a1894 <__read_chk@plt+0x3c4c0> │ │ │ │ + bcs a1824 <__read_chk@plt+0x3c450> │ │ │ │ ldrbeq sp, [r9, r1, lsr #20] │ │ │ │ rscscs sp, pc, pc, lsl r5 @ │ │ │ │ cmnlt r0, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xf0137873 │ │ │ │ svclt 0x000c0f40 │ │ │ │ subcs r2, r2, r2, rrx │ │ │ │ - blx fecab2f0 <__read_chk@plt+0xfec45f1c> │ │ │ │ + blx fecab280 <__read_chk@plt+0xfec45eac> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ ldcllt 2, cr4, [r0, #-256]! @ 0xffffff00 │ │ │ │ andeq pc, r4, r1, lsl r0 @ │ │ │ │ @ instruction: 0xf996d0fb │ │ │ │ ldmdavc r2!, {r0, ip, sp}^ │ │ │ │ - blle 5a4068 <__read_chk@plt+0x53ec94> │ │ │ │ + blle 5a3ff8 <__read_chk@plt+0x53ec24> │ │ │ │ ldrle r0, [r5, #-1619] @ 0xfffff9ad │ │ │ │ ldrbtmi r4, [r8], #-2063 @ 0xfffff7f1 │ │ │ │ @ instruction: 0xf0be4629 │ │ │ │ andcs pc, r4, r1, lsr #21 │ │ │ │ ldmdavc r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ strle r0, [r5, #-1626] @ 0xfffff9a6 │ │ │ │ strtmi r4, [r9], -fp, lsl #16 │ │ │ │ @@ -53292,94 +53264,94 @@ │ │ │ │ @ instruction: 0xe7f4fa97 │ │ │ │ ldrbtmi r4, [r8], #-2057 @ 0xfffff7f7 │ │ │ │ stmdami r9, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7eb4478 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ @ instruction: 0xf04fe7e8 │ │ │ │ ldcllt 0, cr3, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ - eorseq r5, r8, r8, ror #8 │ │ │ │ + ldrsbteq r5, [r8], -r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sl, fp, sl, lsr #31 │ │ │ │ - mulseq fp, ip, pc @ │ │ │ │ - mlaeq r9, sl, r1, r4 │ │ │ │ - andseq sl, fp, ip, ror pc │ │ │ │ - andseq sl, fp, lr, ror #30 │ │ │ │ + @ instruction: 0x001baebe │ │ │ │ + @ instruction: 0x001baeb0 │ │ │ │ + eoreq r4, r9, lr, lsr #1 │ │ │ │ + mulseq fp, r0, lr │ │ │ │ + andseq sl, fp, r2, lsl #29 │ │ │ │ tstpeq r8, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ ldrmi sp, [r1], -r2 │ │ │ │ stclt 7, cr15, [r6, #1016] @ 0x3f8 │ │ │ │ ldrbmi r4, [r0, -r8, lsl #12]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf06d8 <__read_chk@plt+0xfeb8b304> │ │ │ │ + bl febf0668 <__read_chk@plt+0xfeb8b294> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sp, #-960]! @ 0xfffffc40 │ │ │ │ strmi r4, [ip], -r6, lsl #12 │ │ │ │ @ instruction: 0xf09a447d │ │ │ │ cmnplt r0, r3, lsr #25 @ p-variant is OBSOLETE │ │ │ │ - blcs 460e7c <__read_chk@plt+0x3fbaa8> │ │ │ │ + blcs 460e0c <__read_chk@plt+0x3fba38> │ │ │ │ ldm pc, {r0, r3, fp, ip, lr, pc}^ @ │ │ │ │ eorcc pc, r0, #3 │ │ │ │ stmdaeq r8, {r3, r9, sl, lr} │ │ │ │ stmdaeq r8, {r3, r9, fp, ip, lr} │ │ │ │ stmdaeq r8, {r3, fp} │ │ │ │ andcs r0, r0, r8, lsl #24 │ │ │ │ andcs fp, r1, r0, ror sp │ │ │ │ - blmi d48ad0 <__read_chk@plt+0xce36fc> │ │ │ │ + blmi d48a60 <__read_chk@plt+0xce368c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ed7870 <__read_chk@plt+0xe7249c> │ │ │ │ - bleq 3d7874 <__read_chk@plt+0x3724a0> │ │ │ │ + blne ed7800 <__read_chk@plt+0xe7242c> │ │ │ │ + bleq 3d7804 <__read_chk@plt+0x372430> │ │ │ │ @ instruction: 0xff4af0ae │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0be4070 │ │ │ │ - blmi ac7e3c <__read_chk@plt+0xa62a68> │ │ │ │ + blmi ac7dcc <__read_chk@plt+0xa629f8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ movwpl pc, #1283 @ 0x503 @ │ │ │ │ - blvs 16b4db0 <__read_chk@plt+0x164f9dc> │ │ │ │ + blvs 16b4d40 <__read_chk@plt+0x164f96c> │ │ │ │ @ instruction: 0xff38f0ae │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0be4070 │ │ │ │ - blmi 887e18 <__read_chk@plt+0x822a44> │ │ │ │ + blmi 887da8 <__read_chk@plt+0x8229d4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcne 8, cr15, [r8], {211} @ 0xd3 │ │ │ │ stcleq 8, cr15, [ip], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xff24f0ae │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0be4070 │ │ │ │ - blmi 607df0 <__read_chk@plt+0x5a2a1c> │ │ │ │ + blmi 607d80 <__read_chk@plt+0x5a29ac> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldclne 8, cr15, [r0], #844 @ 0x34c │ │ │ │ stcleq 8, cr15, [r4], {211} @ 0xd3 │ │ │ │ @ instruction: 0xff10f0ae │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0be4070 │ │ │ │ - blmi 387dc8 <__read_chk@plt+0x3229f4> │ │ │ │ + blmi 387d58 <__read_chk@plt+0x322984> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclne 8, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ ldceq 8, cr15, [ip, #-844] @ 0xfffffcb4 │ │ │ │ cdp2 0, 15, cr15, cr12, cr14, {5} │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0be4070 │ │ │ │ svclt 0x0000b9f3 │ │ │ │ - eorseq r5, r8, r0, lsr #7 │ │ │ │ + eorseq r5, r8, r0, lsl r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf07e4 <__read_chk@plt+0xfeb8b410> │ │ │ │ + bl febf0774 <__read_chk@plt+0xfeb8b3a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sl, #-960] @ 0xfffffc40 │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ @ instruction: 0xf09a447d │ │ │ │ stmdblt r8, {r0, r2, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ @ instruction: 0xf09a4620 │ │ │ │ @@ -53388,49 +53360,49 @@ │ │ │ │ ldc2l 0, cr15, [r6, #-616] @ 0xfffffd98 │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0x46204b11 │ │ │ │ stmdavs r3!, {r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne 3d7974 <__read_chk@plt+0x3725a0> │ │ │ │ + blne 3d7904 <__read_chk@plt+0x372530> │ │ │ │ @ instruction: 0xff18f0ae │ │ │ │ andcs fp, r1, r8, lsl #2 │ │ │ │ stmdavs r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf5034630 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf0ae1b38 │ │ │ │ stmdacc r0, {r0, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ svclt 0x0000bd70 │ │ │ │ - mlaseq r8, r4, r2, r5 │ │ │ │ + eorseq r5, r8, r4, lsl #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf0864 <__read_chk@plt+0xfeb8b490> │ │ │ │ + bl febf07f4 <__read_chk@plt+0xfeb8b420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 8dd62c <__read_chk@plt+0x878258> │ │ │ │ + bmi 8dd5bc <__read_chk@plt+0x8781e8> │ │ │ │ stmdavc r3, {r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf013447a │ │ │ │ @ instruction: 0xd1230502 │ │ │ │ tstpeq r1, r3 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r1, r3, lsl r0 @ │ │ │ │ - b 10da90 <__read_chk@plt+0xa86bc> │ │ │ │ + b 10da20 <__read_chk@plt+0xa864c> │ │ │ │ strtmi r0, [r8], -r0, lsl #10 │ │ │ │ - blmi 748c4c <__read_chk@plt+0x6e3878> │ │ │ │ + blmi 748bdc <__read_chk@plt+0x6e3808> │ │ │ │ ldmdavs r3!, {r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcne 8, cr15, [r8], {211} @ 0xd3 │ │ │ │ stcleq 8, cr15, [ip], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xff9af7ff │ │ │ │ @ instruction: 0xf0037863 │ │ │ │ - bcs 159ebc <__read_chk@plt+0xf4ae8> │ │ │ │ + bcs 159e4c <__read_chk@plt+0xf4a78> │ │ │ │ stmdane sp!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldreq sp, [sl, r7, ror #1] │ │ │ │ @ instruction: 0xf003d4e5 │ │ │ │ strb r0, [r0, r1, lsl #2]! │ │ │ │ ldmpl r6, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -53439,35 +53411,35 @@ │ │ │ │ @ instruction: 0xf8d31cf0 │ │ │ │ @ instruction: 0xf7ff0cc4 │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0134605 │ │ │ │ bicsle r0, r2, r1 │ │ │ │ strble r0, [ip], #1946 @ 0x79a │ │ │ │ svclt 0x0000e7e5 │ │ │ │ - eorseq r5, r8, r4, lsl r2 │ │ │ │ + eorseq r5, r8, r4, lsl #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ stmibmi r9, {r0, r3, r7, r9, sl, lr} │ │ │ │ - bmi fe2eaf64 <__read_chk@plt+0xfe285b90> │ │ │ │ + bmi fe2eaef4 <__read_chk@plt+0xfe285b20> │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ sbclt sl, r4, r4, lsr #4 │ │ │ │ ldrbtmi r4, [sl], #1540 @ 0x604 │ │ │ │ stmpl sl, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ subls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movwls sl, #7683 @ 0x1e03 │ │ │ │ - blmi fe121f38 <__read_chk@plt+0xfe0bcb64> │ │ │ │ + blmi fe121ec8 <__read_chk@plt+0xfe0bcaf4> │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r7, [r9], -r0, lsl #7 │ │ │ │ - bl ff2d7670 <__read_chk@plt+0xff27229c> │ │ │ │ + stc 7, cr15, [r0], {203} @ 0xcb │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ stccs 1, cr3, [r0], {11} │ │ │ │ sbchi pc, pc, r0 │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ sbchi pc, r2, r0 │ │ │ │ @ instruction: 0xf0d4ae02 │ │ │ │ eorsvs pc, r0, fp, ror lr @ │ │ │ │ @@ -53485,53 +53457,53 @@ │ │ │ │ rscscs sp, pc, r1, ror r0 @ │ │ │ │ stmdacs r0, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ rsbcs sp, r1, sp, rrx │ │ │ │ stmdacs r0, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf1b8d069 │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ @ instruction: 0xf0037863 │ │ │ │ - blcs 15a3b8 <__read_chk@plt+0xf4fe4> │ │ │ │ + blcs 15a348 <__read_chk@plt+0xf4f74> │ │ │ │ adchi pc, r2, r0 │ │ │ │ @ instruction: 0x47a820ff │ │ │ │ subsle r2, ip, r0, lsl #16 │ │ │ │ sbfxmi r2, sl, #0, #9 │ │ │ │ subsle r2, r8, r0, lsl #16 │ │ │ │ ldrtmi sl, [r8], -r3, lsl #30 │ │ │ │ - bl 1f576f4 <__read_chk@plt+0x1ef2320> │ │ │ │ + bl fed57684 <__read_chk@plt+0xfecf22b0> │ │ │ │ stmdacs r0, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x4638d051 │ │ │ │ @ instruction: 0xf0be4629 │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b8d04b │ │ │ │ suble r0, r8, r0, lsl #30 │ │ │ │ @ instruction: 0xf0037863 │ │ │ │ - blcs 15a3f4 <__read_chk@plt+0xf5020> │ │ │ │ + blcs 15a384 <__read_chk@plt+0xf4fb0> │ │ │ │ @ instruction: 0xf8d9d105 │ │ │ │ - bvc 6a57f0 <__read_chk@plt+0x64041c> │ │ │ │ + bvc 6a5780 <__read_chk@plt+0x6403ac> │ │ │ │ stmdacs r0, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ ldmdavs r0!, {r1, r4, r6, ip, lr, pc} │ │ │ │ rsbsle r2, r2, r0, lsl #16 │ │ │ │ stc2 1, cr15, [r6], #-284 @ 0xfffffee4 │ │ │ │ strmi r7, [r4], -r3, ror #16 │ │ │ │ strble r0, [ip], #-1946 @ 0xfffff866 │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf1504630 │ │ │ │ - bmi 1398060 <__read_chk@plt+0x1332c8c> │ │ │ │ + bmi 1397e90 <__read_chk@plt+0x1332abc> │ │ │ │ ldrbtmi r4, [sl], #-2887 @ 0xfffff4b9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ sublt r4, r4, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ svceq 0x0000f1b8 │ │ │ │ stmdavc r3!, {r0, r2, r3, r4, ip, lr, pc}^ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ bicsle r2, sl, r3, lsl #22 │ │ │ │ - blx ffe55aac <__read_chk@plt+0xffdf06d8> │ │ │ │ + blx ffe55a3c <__read_chk@plt+0xffdf0668> │ │ │ │ sbcle r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xf85a4b3e │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldclne 8, cr15, [r0], #844 @ 0x34c │ │ │ │ @@ -53546,18 +53518,18 @@ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0x47a87a18 │ │ │ │ stmdavc r3!, {r6, r8, ip, sp, pc}^ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ lslsle r2, r3, #22 │ │ │ │ sbfxmi r2, sp, #0, #9 │ │ │ │ @ instruction: 0xd1ac2800 │ │ │ │ - ldrbtcc pc, [pc], #79 @ 998a0 <__read_chk@plt+0x344cc> @ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 99830 <__read_chk@plt+0x3445c> @ │ │ │ │ @ instruction: 0x07dbe7b2 │ │ │ │ - blx feec9618 <__read_chk@plt+0xfee64244> │ │ │ │ - b 1497acc <__read_chk@plt+0x14326f8> │ │ │ │ + blx feec95a8 <__read_chk@plt+0xfee641d4> │ │ │ │ + b 1497a5c <__read_chk@plt+0x1432688> │ │ │ │ strle r1, [r6, #-2136] @ 0xfffff7a8 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ @ instruction: 0xf04f0803 │ │ │ │ strbmi r0, [r4], #-2049 @ 0xfffff7ff │ │ │ │ subscs lr, fp, r2, lsr #15 │ │ │ │ stmdacs r0, {r3, r5, r7, r8, r9, sl, lr} │ │ │ │ @@ -53568,43 +53540,43 @@ │ │ │ │ strb r0, [r9, -r8, lsr #32] │ │ │ │ eoreq pc, r8, r4, lsl #2 │ │ │ │ stmdbvs r0!, {r1, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ orrle r2, r9, r0, lsl #16 │ │ │ │ eoreq pc, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xf04fe786 │ │ │ │ @ instruction: 0xe78e34ff │ │ │ │ - blx fe7d5b60 <__read_chk@plt+0xfe77078c> │ │ │ │ + blx fe7d5af0 <__read_chk@plt+0xfe77071c> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blmi 505664 <__read_chk@plt+0x4a0290> │ │ │ │ + blmi 5055f4 <__read_chk@plt+0x4a0220> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf8d31cf0 │ │ │ │ @ instruction: 0xf0ae0cc4 │ │ │ │ @ instruction: 0x4629fd51 │ │ │ │ @ instruction: 0xf84af0be │ │ │ │ adcle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf7cbe742 │ │ │ │ - svclt 0x0000e848 │ │ │ │ - eorseq r5, r8, r4, ror r1 │ │ │ │ + svclt 0x0000e880 │ │ │ │ + eorseq r5, r8, r4, ror #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r8, sl, ror #2 │ │ │ │ - eorseq r9, r0, sl, lsl #4 │ │ │ │ - eorseq r5, r8, lr, rrx │ │ │ │ + ldrsbteq r5, [r8], -sl │ │ │ │ + eorseq r9, r0, lr, lsl #2 │ │ │ │ + ldrsbteq r5, [r8], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - bcs ec5b8 <__read_chk@plt+0x871e4> │ │ │ │ + bcs ec548 <__read_chk@plt+0x87174> │ │ │ │ @ instruction: 0x4604b410 │ │ │ │ andle r4, fp, fp, ror r4 │ │ │ │ andle r2, r3, r2, lsl #20 │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ rscsle r2, r9, r0, lsl #16 │ │ │ │ - blmi 1d7adc <__read_chk@plt+0x172708> │ │ │ │ + blmi 1d7a6c <__read_chk@plt+0x172698> │ │ │ │ mrclt 7, 3, APSR_nzcv, cr8, cr15, {7} │ │ │ │ biceq pc, r0, r1, asr #7 │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ stmdbcs r0, {r0, r8} │ │ │ │ stmvc r2, {r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ strble r0, [r9, #2000]! @ 0x7d0 │ │ │ │ @@ -53613,63 +53585,63 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x06d1211b │ │ │ │ stmibvs r1!, {r0, r1, r8, sl, ip, lr, pc} │ │ │ │ ldrbeq fp, [r2], r1, lsr #18 │ │ │ │ stmdbvs r2!, {r2, r3, r4, r6, r7, sl, ip, lr, pc}^ │ │ │ │ sbcsle r2, r9, r0, lsl #20 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - blmi 1d7b20 <__read_chk@plt+0x17274c> │ │ │ │ + blmi 1d7ab0 <__read_chk@plt+0x1726dc> │ │ │ │ movwpl pc, #1283 @ 0x503 @ │ │ │ │ - blvs 16b5218 <__read_chk@plt+0x164fe44> │ │ │ │ + blvs 16b51a8 <__read_chk@plt+0x164fdd4> │ │ │ │ mrclt 7, 0, APSR_nzcv, cr2, cr15, {7} │ │ │ │ - eorseq r4, r8, r4, lsr pc │ │ │ │ + eorseq r4, r8, r4, lsr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 11, cr15, cr8, cr12, {6} │ │ │ │ strhlt r4, [r9], #208 @ 0xd0 │ │ │ │ @ instruction: 0x46064cb0 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ ldrmi fp, [r0], r0, asr #5 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - blls 156b25c <__read_chk@plt+0x1505e88> │ │ │ │ + blls 156b1ec <__read_chk@plt+0x1505e18> │ │ │ │ strbls r6, [r7], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ strls r9, [r3], #-3154 @ 0xfffff3ae │ │ │ │ streq pc, [r1], #-19 @ 0xffffffed │ │ │ │ stccs 1, cr13, [r0, #-104] @ 0xffffff98 │ │ │ │ rschi pc, r2, r0, lsl #5 │ │ │ │ teqlt r3, r3, lsl #22 │ │ │ │ @ instruction: 0x46184631 │ │ │ │ @ instruction: 0xffd6f0bd │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ andcs r8, r0, sp, lsl r1 │ │ │ │ - blmi fe8ac4a0 <__read_chk@plt+0xfe8470cc> │ │ │ │ + blmi fe8ac430 <__read_chk@plt+0xfe84705c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1273a88 <__read_chk@plt+0x120e6b4> │ │ │ │ + blls 1273a18 <__read_chk@plt+0x120e644> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ sublt r8, r9, r2, lsr r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strmi r4, [r9], r8, lsl #12 │ │ │ │ mrc2 0, 7, pc, cr4, cr7, {6} │ │ │ │ strmi r7, [r4], -r3, lsl #20 │ │ │ │ - bmi fe70565c <__read_chk@plt+0xfe6a0288> │ │ │ │ + bmi fe7055ec <__read_chk@plt+0xfe6a0218> │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ ldrtmi r6, [sl], r1, lsl #16 │ │ │ │ vst1.8 {d23-d26}, [pc], r3 │ │ │ │ stmib r0, {r7, r8, r9, ip, sp, lr}^ │ │ │ │ ldrbtmi r5, [sl], #-2051 @ 0xfffff7fd │ │ │ │ strls r2, [r4, -r3] │ │ │ │ ldrtmi r6, [r8], -r0, rrx │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r2, r1, #0, 14 │ │ │ │ @ instruction: 0xf7cb4619 │ │ │ │ - adcsmi lr, sp, #221184 @ 0x36000 │ │ │ │ + adcsmi lr, sp, #450560 @ 0x6e000 │ │ │ │ @ instruction: 0x4638bfb8 │ │ │ │ rscsvc pc, pc, sl, lsl #17 │ │ │ │ ldmdbls r3, {r1, r2, r3, r5, r6, r9, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ tstplt r8, r5, ror #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0437a23 │ │ │ │ eorvc r0, r3, #8, 6 @ 0x20000000 │ │ │ │ @@ -53683,29 +53655,29 @@ │ │ │ │ @ instruction: 0xf7ff2102 │ │ │ │ stmdacs r0, {r0, r1, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrhtcs sp, [pc], #1 │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ subscs sp, sl, sp, lsr #1 │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ stmdals r4, {r0, r3, r5, r7, ip, lr, pc} │ │ │ │ - ldmib ip!, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b dd7980 <__read_chk@plt+0xd725ac> │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ stmdals r4, {r0, r1, r5, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf0bd4631 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1bad09d │ │ │ │ addsle r0, r1, r0, lsl #30 │ │ │ │ @ instruction: 0x46329953 │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ strmi pc, [r5], -pc, lsl #25 │ │ │ │ addsle r1, r2, r3, asr #24 │ │ │ │ @ instruction: 0x4641463b │ │ │ │ @ instruction: 0x46504632 │ │ │ │ mcr2 7, 0, pc, cr0, cr15, {7} @ │ │ │ │ - blle fe321318 <__read_chk@plt+0xfe2bbf44> │ │ │ │ + blle fe3212a8 <__read_chk@plt+0xfe2bbed4> │ │ │ │ @ instruction: 0xf0139b53 │ │ │ │ @ instruction: 0xf0000808 │ │ │ │ @ instruction: 0x463180b8 │ │ │ │ @ instruction: 0xf7fe4650 │ │ │ │ strmi pc, [r0], r5, ror #20 │ │ │ │ rscscs fp, pc, r4, ror #3 │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ @@ -53713,39 +53685,39 @@ │ │ │ │ ldrmi r2, [r0, r2, rrx]! │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ rscscs sl, pc, r6, ror pc @ │ │ │ │ stmdacs r0, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ svcge 0x0071f43f │ │ │ │ ldrmi r2, [r0, r1, rrx]! │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bvc 9858ec <__read_chk@plt+0x920518> │ │ │ │ + bvc 98587c <__read_chk@plt+0x9204a8> │ │ │ │ svceq 0x0018f013 │ │ │ │ addshi pc, r1, r0, asr #32 │ │ │ │ svceq 0x0000f1ba │ │ │ │ addshi pc, r9, r0 │ │ │ │ - bl 1eac44 <__read_chk@plt+0x185870> │ │ │ │ + bl 1eabd4 <__read_chk@plt+0x185800> │ │ │ │ ldrb r0, [pc, -r8] │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmdbvs r9, {r3, r5, r9, sl, lr}^ │ │ │ │ stc2l 0, cr15, [r8, #-848]! @ 0xfffffcb0 │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf89ad087 │ │ │ │ @ instruction: 0xf0033001 │ │ │ │ - blcs 15a77c <__read_chk@plt+0xf53a8> │ │ │ │ + blcs 15a70c <__read_chk@plt+0xf5338> │ │ │ │ ldmdbls r3, {r4, r5, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4650d158 │ │ │ │ stc2l 7, cr15, [ip, #-1020]! @ 0xfffffc04 │ │ │ │ - bvc 985fe8 <__read_chk@plt+0x920c14> │ │ │ │ + bvc 985f78 <__read_chk@plt+0x920ba4> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ strcs r7, [r0, -r3, lsr #4] │ │ │ │ @ instruction: 0xf09ae77c │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - blmi 118ddc0 <__read_chk@plt+0x11289ec> │ │ │ │ + blmi 118dd50 <__read_chk@plt+0x112897c> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ cdpvs 3, 1, cr5, cr9, cr0, {0} │ │ │ │ @ instruction: 0xf0ae6b58 │ │ │ │ ldrtmi pc, [r1], -r5, lsl #24 @ │ │ │ │ @@ -53755,67 +53727,67 @@ │ │ │ │ @ instruction: 0x46286813 │ │ │ │ ldmdbvs r9, {r0, r1, r2, r5, r9, sl, lr}^ │ │ │ │ ldc2 0, cr15, [r0, #-848]! @ 0xfffffcb0 │ │ │ │ str r4, [r0, r2, lsl #13] │ │ │ │ movwls r4, #22088 @ 0x5648 │ │ │ │ mcr2 0, 1, pc, cr2, cr7, {6} @ │ │ │ │ subvs r9, r3, r5, lsl #22 │ │ │ │ - bvc 16b400 <__read_chk@plt+0x10602c> │ │ │ │ + bvc 16b390 <__read_chk@plt+0x105fbc> │ │ │ │ stmib r0, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf0435803 │ │ │ │ andvc r0, r3, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x46509953 │ │ │ │ @ instruction: 0xf0437a23 │ │ │ │ eorvc r0, r3, #32, 6 @ 0x80000000 │ │ │ │ mcr2 7, 5, pc, cr4, cr15, {7} @ │ │ │ │ - bvc 986964 <__read_chk@plt+0x921590> │ │ │ │ + bvc 9868f4 <__read_chk@plt+0x921520> │ │ │ │ @ instruction: 0xf0434650 │ │ │ │ eorvc r0, r3, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xf0437a3b │ │ │ │ eorsvc r0, fp, #8, 6 @ 0x20000000 │ │ │ │ stc2 7, cr15, [r2, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bvc 9858fc <__read_chk@plt+0x920528> │ │ │ │ + bvc 98588c <__read_chk@plt+0x9204b8> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ - bvc f764b4 <__read_chk@plt+0xf110e0> │ │ │ │ + bvc f76444 <__read_chk@plt+0xf11070> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @ instruction: 0xe72d723b │ │ │ │ ldrbmi r7, [r0], -r3, lsr #20 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ @ instruction: 0xf7ff7223 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvc 98ded8 <__read_chk@plt+0x928b04> │ │ │ │ + bvc 98de68 <__read_chk@plt+0x928a94> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ ldr r7, [pc, -r3, lsr #4] │ │ │ │ @ instruction: 0xf04fb1dc │ │ │ │ strbmi r0, [r7], -r0, lsl #16 │ │ │ │ strbmi r4, [r2], r5, asr #12 │ │ │ │ @ instruction: 0x4650e75b │ │ │ │ ldc2l 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0x4630e712 │ │ │ │ @ instruction: 0xf7ff2110 │ │ │ │ stmdacs r0, {r0, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0068f47f │ │ │ │ stccs 6, cr14, [r0], {205} @ 0xcd │ │ │ │ svcge 0x004bf47f │ │ │ │ - blls 193a18 <__read_chk@plt+0x12e644> │ │ │ │ + blls 1939a8 <__read_chk@plt+0x12e5d4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdals r3, {r1, r2, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf9e0f147 │ │ │ │ @ instruction: 0xf7cae6c2 │ │ │ │ - svclt 0x0000ee96 │ │ │ │ - eorseq r4, r8, ip, lsr #29 │ │ │ │ + svclt 0x0000eece │ │ │ │ + eorseq r4, r8, ip, lsl pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r8, r4, lsr #29 │ │ │ │ - eorseq r4, r8, ip, ror #28 │ │ │ │ - eorseq r8, r0, lr, ror #29 │ │ │ │ + eorseq r4, r8, r4, lsl pc │ │ │ │ + ldrsbteq r4, [r8], -ip │ │ │ │ + ldrshteq r8, [r0], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febf0eb4 <__read_chk@plt+0xfeb8bae0> │ │ │ │ + bl febf0e44 <__read_chk@plt+0xfeb8ba70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs fp, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strmi r4, [pc], -r5, lsl #12 │ │ │ │ ldmdbvs r8, {sl, sp}^ │ │ │ │ stc2 0, cr15, [r4, #-848]! @ 0xfffffcb0 │ │ │ │ stcle 14, cr1, [r9], {6} │ │ │ │ stmdavc r3, {r0, r1, r2, r3, sp, lr, pc}^ │ │ │ │ @@ -53831,15 +53803,15 @@ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ stmdaeq r0, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldcpl 5, cr15, [lr, #692]! @ 0x2b4 │ │ │ │ - blmi ff2d8090 <__read_chk@plt+0xff272cbc> │ │ │ │ + blmi ff2d8020 <__read_chk@plt+0xff272c4c> │ │ │ │ @ instruction: 0xf500b087 │ │ │ │ @ instruction: 0xf8df5540 │ │ │ │ ldrbtmi r0, [ip], #-3012 @ 0xfffff43c │ │ │ │ ldrtpl pc, [lr], sp, lsl #10 @ │ │ │ │ strls r4, [r9, #-1674] @ 0xfffff976 │ │ │ │ stmdapl r0!, {r2, r4, r9, sl, ip, sp} │ │ │ │ eorsvs r6, r0, r0, lsl #16 │ │ │ │ @@ -53861,33 +53833,33 @@ │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ msrcs CPSR_fc, r2 @ │ │ │ │ strle r0, [r6, #-1878] @ 0xfffff8aa │ │ │ │ ldrmi r4, [r3], sl, lsl #12 │ │ │ │ ldrdcs pc, [r8], #130 @ 0x82 │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ stmdavs sl, {r2, sp, lr, pc} │ │ │ │ - bcs b43d4 <__read_chk@plt+0x4f000> │ │ │ │ + bcs b4364 <__read_chk@plt+0x4ef90> │ │ │ │ @ instruction: 0x468bd0f4 │ │ │ │ - blcs 16d8110 <__read_chk@plt+0x1672d3c> │ │ │ │ + blcs 16d80a0 <__read_chk@plt+0x1672ccc> │ │ │ │ ldrbtmi r4, [sl], #-1628 @ 0xfffff9a4 │ │ │ │ @ instruction: 0xf8df920a │ │ │ │ ldrbtmi r2, [sl], #-2900 @ 0xfffff4ac │ │ │ │ @ instruction: 0xf8df920f │ │ │ │ ldrbtmi r2, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ - bls 27e5ec <__read_chk@plt+0x219218> │ │ │ │ + bls 27e57c <__read_chk@plt+0x2191a8> │ │ │ │ svclt 0x00183a00 │ │ │ │ andls r2, lr, #268435456 @ 0x10000000 │ │ │ │ sbcpl pc, r0, #54525952 @ 0x3400000 │ │ │ │ ldrdlt pc, [r0], -r2 │ │ │ │ ldmdavs r3!, {r4, r7, r8, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ @ instruction: 0xf100075f │ │ │ │ stmdavs r3!, {r1, r3, r4, r5, r7, r9, pc} │ │ │ │ - blcs b4440 <__read_chk@plt+0x4f06c> │ │ │ │ + blcs b43d0 <__read_chk@plt+0x4effc> │ │ │ │ adcshi pc, r5, #0 │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf147d053 │ │ │ │ ldmdavs r3!, {r0, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x00176921 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @@ -53901,36 +53873,36 @@ │ │ │ │ @ instruction: 0xf810f09a │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclne 8, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ ldceq 8, cr15, [ip, #-844] @ 0xfffffcb4 │ │ │ │ - blx ff3560e4 <__read_chk@plt+0xff2f0d10> │ │ │ │ + blx ff356074 <__read_chk@plt+0xff2f0ca0> │ │ │ │ @ instruction: 0xf0bd9904 │ │ │ │ ldrtmi pc, [r8], -r3, asr #27 @ │ │ │ │ @ instruction: 0xf90af147 │ │ │ │ vrshl.u8 d4, d3, d16 │ │ │ │ @ instruction: 0xf8df83ec │ │ │ │ ldrbtmi r0, [r8], #-2744 @ 0xfffff548 │ │ │ │ strtmi r9, [r9], -r4, lsl #26 │ │ │ │ ldc2 0, cr15, [r6, #756]! @ 0x2f4 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ ldc2 0, cr15, [r2, #756]! @ 0x2f4 │ │ │ │ - beq fe9d81d4 <__read_chk@plt+0xfe972e00> │ │ │ │ + beq fe9d8164 <__read_chk@plt+0xfe972d90> │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ stc2 0, cr15, [ip, #756]! @ 0x2f4 │ │ │ │ @ instruction: 0xffe6f099 │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ed81c4 <__read_chk@plt+0xe72df0> │ │ │ │ - bleq 3d81c8 <__read_chk@plt+0x372df4> │ │ │ │ - blx fe8d6138 <__read_chk@plt+0xfe870d64> │ │ │ │ + blne ed8154 <__read_chk@plt+0xe72d80> │ │ │ │ + bleq 3d8158 <__read_chk@plt+0x372d84> │ │ │ │ + blx fe8d60c8 <__read_chk@plt+0xfe870cf4> │ │ │ │ @ instruction: 0xf0bd4629 │ │ │ │ stmdbvs r0!, {r0, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ subsle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xf8def147 │ │ │ │ stmdbvs r1!, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf503af17 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -53950,15 +53922,15 @@ │ │ │ │ @ instruction: 0xf8d31d48 │ │ │ │ @ instruction: 0xf0ae0d1c │ │ │ │ stmdbls r4, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stc2l 0, cr15, [ip, #-756]! @ 0xfffffd0c │ │ │ │ @ instruction: 0xf1474638 │ │ │ │ strmi pc, [r3, #2227] @ 0x8b3 │ │ │ │ movthi pc, #29440 @ 0x7300 @ │ │ │ │ - beq 4d826c <__read_chk@plt+0x472e98> │ │ │ │ + beq 4d81fc <__read_chk@plt+0x472e28> │ │ │ │ stcls 4, cr4, [r4, #-480] @ 0xfffffe20 │ │ │ │ @ instruction: 0xf0bd4629 │ │ │ │ @ instruction: 0x4629fd5f │ │ │ │ @ instruction: 0xf0bd4638 │ │ │ │ @ instruction: 0xf8dffd5b │ │ │ │ strtmi r0, [r9], -r0, lsl #20 │ │ │ │ @ instruction: 0xf0bd4478 │ │ │ │ @@ -53979,24 +53951,24 @@ │ │ │ │ stmiapl fp, {r1, r2, r8, fp, ip, pc}^ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ ldrmi r9, [r8], -r8, lsl #6 │ │ │ │ @ instruction: 0xf132465b │ │ │ │ @ instruction: 0xf640fb7d │ │ │ │ @ instruction: 0x460132b8 │ │ │ │ @ instruction: 0xf7cb4638 │ │ │ │ - movwcs lr, #2214 @ 0x8a6 │ │ │ │ - blcc feed8184 <__read_chk@plt+0xfee72db0> │ │ │ │ + movwcs lr, #2270 @ 0x8de │ │ │ │ + blcc feed8114 <__read_chk@plt+0xfee72d40> │ │ │ │ @ instruction: 0xff62f099 │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclne 8, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ ldceq 8, cr15, [ip, #-844] @ 0xfffffcb4 │ │ │ │ - blx 7d6240 <__read_chk@plt+0x770e6c> │ │ │ │ + blx 7d61d0 <__read_chk@plt+0x770dfc> │ │ │ │ @ instruction: 0xf0bd9904 │ │ │ │ @ instruction: 0x4638fd15 │ │ │ │ @ instruction: 0xf85cf147 │ │ │ │ vrshl.u8 d4, d3, d16 │ │ │ │ @ instruction: 0xf8df82e9 │ │ │ │ ldrbtmi r0, [r8], #-2416 @ 0xfffff690 │ │ │ │ strtmi r9, [r9], -r4, lsl #26 │ │ │ │ @@ -54007,16 +53979,16 @@ │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ ldc2l 0, cr15, [lr], #756 @ 0x2f4 │ │ │ │ @ instruction: 0xff38f099 │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ed8320 <__read_chk@plt+0xe72f4c> │ │ │ │ - bleq 3d8324 <__read_chk@plt+0x372f50> │ │ │ │ + blne ed82b0 <__read_chk@plt+0xe72edc> │ │ │ │ + bleq 3d82b4 <__read_chk@plt+0x372ee0> │ │ │ │ @ instruction: 0xf9f2f0ae │ │ │ │ @ instruction: 0xf0bd4629 │ │ │ │ @ instruction: 0xf8b4fceb │ │ │ │ ldreq r3, [sl, #176] @ 0xb0 │ │ │ │ msrhi CPSR_fsx, r0, lsl #2 │ │ │ │ @ instruction: 0xff20f099 │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ @@ -54043,15 +54015,15 @@ │ │ │ │ @ instruction: 0xf0ae0b0c │ │ │ │ @ instruction: 0x4629f9bb │ │ │ │ ldc2 0, cr15, [r4], #756 @ 0x2f4 │ │ │ │ cmplt fp, r5, lsl #22 │ │ │ │ ldrdcc pc, [r8], r4 @ │ │ │ │ ldrdcs pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf1423b01 │ │ │ │ - blcs 126c60 <__read_chk@plt+0xc188c> │ │ │ │ + blcs 126bf0 <__read_chk@plt+0xc181c> │ │ │ │ andeq pc, r0, #-2147483620 @ 0x8000001c │ │ │ │ andshi pc, ip, #128 @ 0x80 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ umullcc pc, ip, r3, r8 @ │ │ │ │ ldrle r0, [r0, #-1949] @ 0xfffff863 │ │ │ │ stmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r6, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ @@ -54070,15 +54042,15 @@ │ │ │ │ sbchi pc, r9, #64, 2 │ │ │ │ ldmdacs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmpl lr, {r1, r2, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf5026832 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ ldrbeq r2, [r2, -r9, lsr #2] │ │ │ │ stmdavs r2!, {r2, sl, ip, lr, pc} │ │ │ │ - bcs b4718 <__read_chk@plt+0x4f344> │ │ │ │ + bcs b46a8 <__read_chk@plt+0x4f2d4> │ │ │ │ adcshi pc, r9, #64 @ 0x40 │ │ │ │ ldrdmi pc, [r4], #132 @ 0x84 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r1, {r2, r4, r5, r7, r9, pc} │ │ │ │ adcmi r9, r1, #576 @ 0x240 │ │ │ │ smlalscs pc, r5, r5, r8 @ │ │ │ │ andeq pc, r8, #34 @ 0x22 │ │ │ │ @@ -54089,15 +54061,15 @@ │ │ │ │ stmdbls r6, {r2, r3, r5, r6, r7, r8, r9, sl, sp} │ │ │ │ ldmdavs r2!, {r1, r2, r3, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ msrcs CPSR_fc, r2 @ │ │ │ │ andne pc, r0, #134217731 @ 0x8000003 │ │ │ │ cmnle sp, r0, lsl #20 │ │ │ │ @ instruction: 0xf8d49205 │ │ │ │ - bcs a242c <__read_chk@plt+0x3d058> │ │ │ │ + bcs a23bc <__read_chk@plt+0x3cfe8> │ │ │ │ addhi pc, r6, r0 │ │ │ │ svceq 0x0002f013 │ │ │ │ @ instruction: 0x37c0f8df │ │ │ │ ldmpl r6, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ mcrge 4, 2, pc, cr7, cr15, {3} @ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @@ -54121,33 +54093,33 @@ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8299 │ │ │ │ @ instruction: 0xf60d3784 │ │ │ │ stmdbls r6, {r3, r4, r8, r9, sl, lr} │ │ │ │ vst2. {d21-d22}, [pc], fp │ │ │ │ movwls r4, #33184 @ 0x81a0 │ │ │ │ @ instruction: 0x465b4618 │ │ │ │ - blx 1756664 <__read_chk@plt+0x16f1290> │ │ │ │ + blx 17565f4 <__read_chk@plt+0x16f1220> │ │ │ │ @ instruction: 0x3778f8df │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ ldrbtmi fp, [fp], #-1 │ │ │ │ movwls r4, #1592 @ 0x638 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7ca4619 │ │ │ │ - @ instruction: 0x4638ee90 │ │ │ │ + ldrtmi lr, [r8], -r8, asr #29 │ │ │ │ @ instruction: 0xff48f146 │ │ │ │ vrshl.u8 d4, d3, d16 │ │ │ │ @ instruction: 0xf8df8260 │ │ │ │ ldrbtmi r0, [r8], #-1880 @ 0xfffff8a8 │ │ │ │ @ instruction: 0xf0bd9904 │ │ │ │ vstrls d15, [r4, #-980] @ 0xfffffc2c │ │ │ │ @ instruction: 0x46294638 │ │ │ │ - blx ffcd64ce <__read_chk@plt+0xffc710fa> │ │ │ │ + blx ffcd645e <__read_chk@plt+0xffc7108a> │ │ │ │ @ instruction: 0x0744f8df │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ - blx ffb564da <__read_chk@plt+0xffaf1106> │ │ │ │ + blx ffb5646a <__read_chk@plt+0xffaf1096> │ │ │ │ mcr2 0, 1, pc, cr4, cr9, {4} @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe64aae3c │ │ │ │ @ instruction: 0xf8900619 │ │ │ │ @ instruction: 0xf04f108c │ │ │ │ svclt 0x00480200 │ │ │ │ ldrhtcc pc, [r0], r4 @ │ │ │ │ @@ -54156,40 +54128,40 @@ │ │ │ │ @ instruction: 0xf8a47380 │ │ │ │ stmvs r3, {r4, r5, r7, ip, sp} │ │ │ │ @ instruction: 0xf0d74620 │ │ │ │ andcs pc, r1, #11730944 @ 0xb30000 │ │ │ │ @ instruction: 0xf8d49205 │ │ │ │ @ instruction: 0xf8da20c4 │ │ │ │ @ instruction: 0xf8933000 │ │ │ │ - bcs a6458 <__read_chk@plt+0x41084> │ │ │ │ + bcs a63e8 <__read_chk@plt+0x41014> │ │ │ │ svcge 0x007af47f │ │ │ │ ldrdcs pc, [r8], #132 @ 0x84 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ stmdavs r2!, {r0, r2, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ - bcs b4884 <__read_chk@plt+0x4f4b0> │ │ │ │ + bcs b4814 <__read_chk@plt+0x4f440> │ │ │ │ svcge 0x0070f47f │ │ │ │ @ instruction: 0xf57f065a │ │ │ │ strb sl, [fp, -r5, lsl #30]! │ │ │ │ @ instruction: 0xf0d64620 │ │ │ │ stmdavs r3!, {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r7, r9, sl, lr}^ │ │ │ │ - blx 17d65a8 <__read_chk@plt+0x17711d4> │ │ │ │ + blx 17d6538 <__read_chk@plt+0x1771164> │ │ │ │ ldrhtcc pc, [r0], r4 @ │ │ │ │ @ instruction: 0xf140065b │ │ │ │ @ instruction: 0xf8df8199 │ │ │ │ ldrbtmi r3, [fp], #-1728 @ 0xfffff940 │ │ │ │ @ instruction: 0x269cf8df │ │ │ │ stmpl pc, {r1, r2, r8, fp, ip, pc} @ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ - blls 462a80 <__read_chk@plt+0x3fd6ac> │ │ │ │ + blls 462a10 <__read_chk@plt+0x3fd63c> │ │ │ │ movwls r4, #1592 @ 0x638 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ - cdp 7, 2, cr15, cr4, cr10, {6} │ │ │ │ + cdp 7, 5, cr15, cr12, cr10, {6} │ │ │ │ orrmi pc, r0, #29360128 @ 0x1c00000 │ │ │ │ andcs r4, r0, #56, 12 @ 0x3800000 │ │ │ │ svccs 0x00fff883 │ │ │ │ cdp2 1, 13, cr15, cr8, cr6, {2} │ │ │ │ @ instruction: 0x46396833 │ │ │ │ @ instruction: 0xf503af17 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -54205,15 +54177,15 @@ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf8d31d48 │ │ │ │ @ instruction: 0xf0ae0d1c │ │ │ │ stmdbls r4, {r0, r2, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ - blx 1a565e2 <__read_chk@plt+0x19f120e> │ │ │ │ + blx 1a56572 <__read_chk@plt+0x19f119e> │ │ │ │ @ instruction: 0xf1464638 │ │ │ │ strmi pc, [r3, #3757] @ 0xead │ │ │ │ orrshi pc, r6, r0, lsl #6 │ │ │ │ @ instruction: 0x062cf8df │ │ │ │ stcls 4, cr4, [r4, #-480] @ 0xfffffe20 │ │ │ │ @ instruction: 0xf0bd4629 │ │ │ │ @ instruction: 0x4629fb59 │ │ │ │ @@ -54226,20 +54198,20 @@ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf8d31b38 │ │ │ │ @ instruction: 0xf0ae0b0c │ │ │ │ strtmi pc, [r9], -r3, asr #16 │ │ │ │ - blx fd6636 <__read_chk@plt+0xf71262> │ │ │ │ + blx fd65c6 <__read_chk@plt+0xf711f2> │ │ │ │ @ instruction: 0xf8d4e654 │ │ │ │ smlawtlt fp, r8, r0, r3 │ │ │ │ strbeq pc, [r0, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r9, [r8], #-2308 @ 0xfffff6fc │ │ │ │ - blx d5664a <__read_chk@plt+0xcf1276> │ │ │ │ + blx d565da <__read_chk@plt+0xcf1206> │ │ │ │ stc2l 0, cr15, [ip, #-612]! @ 0xfffffd9c │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclne 8, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ ldceq 8, cr15, [ip, #-844] @ 0xfffffcb4 │ │ │ │ @@ -54258,31 +54230,31 @@ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf8d31b38 │ │ │ │ @ instruction: 0xf0ae0b0c │ │ │ │ strtmi pc, [r9], -r3, lsl #16 │ │ │ │ - blx fffd66b4 <__read_chk@plt+0xfff712e0> │ │ │ │ + blx fffd6644 <__read_chk@plt+0xfff71270> │ │ │ │ @ instruction: 0x4638e6b6 │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ - cdp 7, 7, cr15, cr0, cr10, {6} │ │ │ │ + cdp 7, 10, cr15, cr8, cr10, {6} │ │ │ │ @ instruction: 0xf8dfe572 │ │ │ │ andcs r7, r5, #100, 10 @ 0x19000000 │ │ │ │ - ldrbtmi r2, [pc], #-0 @ 9a3d8 <__read_chk@plt+0x35004> │ │ │ │ + ldrbtmi r2, [pc], #-0 @ 9a368 <__read_chk@plt+0x34f94> │ │ │ │ @ instruction: 0xf7ca4639 │ │ │ │ - @ instruction: 0xf146eb68 │ │ │ │ + @ instruction: 0xf146eba0 │ │ │ │ ldmdavs r3!, {r0, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #59768832 @ 0x3900000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ addsmi r6, r8, #5963776 @ 0x5b0000 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ tstphi fp, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - bl 1658328 <__read_chk@plt+0x15f2f54> │ │ │ │ + bl fe4582b8 <__read_chk@plt+0xfe3f2ee4> │ │ │ │ svcge 0x00176833 │ │ │ │ @ instruction: 0xf5032201 │ │ │ │ strmi r5, [r1], -r0, asr #6 │ │ │ │ @ instruction: 0xf8d34638 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf6409200 │ │ │ │ @ instruction: 0xf14732b9 │ │ │ │ @@ -54299,63 +54271,63 @@ │ │ │ │ @ instruction: 0xf0bd9904 │ │ │ │ @ instruction: 0x4638fab7 │ │ │ │ ldc2l 1, cr15, [lr, #280]! @ 0x118 │ │ │ │ vrshl.u8 d4, d3, d16 │ │ │ │ @ instruction: 0xf8df810c │ │ │ │ ldrbtmi r0, [r8], #-1248 @ 0xfffffb20 │ │ │ │ strtmi r9, [r9], -r4, lsl #26 │ │ │ │ - blx feb56758 <__read_chk@plt+0xfeaf1384> │ │ │ │ + blx feb566e8 <__read_chk@plt+0xfeaf1314> │ │ │ │ stmdbls r7, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movwls r4, #5666 @ 0x1622 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0x970033ff │ │ │ │ - blx fe9d8474 <__read_chk@plt+0xfe9730a0> │ │ │ │ + blx fe9d8404 <__read_chk@plt+0xfe973030> │ │ │ │ ldc2l 0, cr15, [sl], {153} @ 0x99 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmdavs r3!, {r2, r3, r9, sl, fp, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ed87e0 <__read_chk@plt+0xe7340c> │ │ │ │ - bleq 3d87e4 <__read_chk@plt+0x373410> │ │ │ │ + blne ed8770 <__read_chk@plt+0xe7339c> │ │ │ │ + bleq 3d8774 <__read_chk@plt+0x3733a0> │ │ │ │ @ instruction: 0xff92f0ad │ │ │ │ @ instruction: 0xf0bd4629 │ │ │ │ ldrb pc, [sl, #2699]! @ 0xa8b @ │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf932f0d4 │ │ │ │ stmdacs r0, {r2, r3, ip, pc} │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ umullcc pc, ip, r3, r8 @ │ │ │ │ @ instruction: 0xf57f079b │ │ │ │ @ instruction: 0xf8dfadec │ │ │ │ - bls 227558 <__read_chk@plt+0x1c2184> │ │ │ │ + bls 2274e8 <__read_chk@plt+0x1c2114> │ │ │ │ ldmdavs r3!, {r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ strle r0, [r4], #-1887 @ 0xfffff8a1 │ │ │ │ ldmibvs fp, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dfaddc │ │ │ │ andcs r7, r5, #88, 8 @ 0x58000000 │ │ │ │ - ldrbtmi r2, [pc], #-0 @ 9a4ec <__read_chk@plt+0x35118> │ │ │ │ + ldrbtmi r2, [pc], #-0 @ 9a47c <__read_chk@plt+0x350a8> │ │ │ │ @ instruction: 0xf7ca4639 │ │ │ │ - @ instruction: 0xf146eade │ │ │ │ + @ instruction: 0xf146eb16 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #59768832 @ 0x3900000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ addsmi r6, r8, #5963776 @ 0x5b0000 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ sbchi pc, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xf7caaf17 │ │ │ │ - @ instruction: 0xf640eacc │ │ │ │ + @ instruction: 0xf640eb04 │ │ │ │ @ instruction: 0x460132b9 │ │ │ │ @ instruction: 0xf7ca4638 │ │ │ │ - andcs lr, r0, #12672 @ 0x3180 │ │ │ │ + andcs lr, r0, #16256 @ 0x3f80 │ │ │ │ ldccs 8, cr15, [r4], {141} @ 0x8d │ │ │ │ stc2 0, cr15, [r2], {153} @ 0x99 │ │ │ │ ldmdavs r3!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclne 8, cr15, [r8, #-844] @ 0xfffffcb4 │ │ │ │ @@ -54365,113 +54337,113 @@ │ │ │ │ @ instruction: 0x4638fa35 │ │ │ │ ldc2l 1, cr15, [ip, #-280]! @ 0xfffffee8 │ │ │ │ vrshl.u8 d4, d3, d16 │ │ │ │ ldmmi r9!, {r1, r3, r7, pc}^ │ │ │ │ @ instruction: 0xe77d4478 │ │ │ │ @ instruction: 0xf6404638 │ │ │ │ @ instruction: 0xf7ca32b9 │ │ │ │ - strb lr, [ip], #-3490 @ 0xfffff25e │ │ │ │ + strb lr, [ip], #-3546 @ 0xfffff226 │ │ │ │ andeq lr, r0, fp, lsr #23 │ │ │ │ subne r2, r0, r0, lsr #2 │ │ │ │ - blx fe256a3e <__read_chk@plt+0xfe1f166a> │ │ │ │ - bl feb939c4 <__read_chk@plt+0xfeb2e5f0> │ │ │ │ + blx fe2569ce <__read_chk@plt+0xfe1f15fa> │ │ │ │ + bl feb93954 <__read_chk@plt+0xfeb2e580> │ │ │ │ @ instruction: 0x21200000 │ │ │ │ @ instruction: 0xf1311040 │ │ │ │ ldrt pc, [r4], #2943 @ 0xb7f @ │ │ │ │ @ instruction: 0xf6404638 │ │ │ │ @ instruction: 0xf7ca32b9 │ │ │ │ - ldr lr, [r5], lr, lsl #27 │ │ │ │ + ldr lr, [r5], r6, asr #27 │ │ │ │ ldrbtmi r4, [fp], #-3051 @ 0xfffff415 │ │ │ │ @ instruction: 0xf8b4e666 │ │ │ │ @ instruction: 0x065930b0 │ │ │ │ - blmi ffb0fb54 <__read_chk@plt+0xffaaa780> │ │ │ │ + blmi ffb0fae4 <__read_chk@plt+0xffaaa710> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrmi pc, [r8, -sp, lsl #12] │ │ │ │ andcs r4, r1, #236544 @ 0x39c00 │ │ │ │ ldrbtmi r4, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - stc 7, cr15, [sl], {202} @ 0xca │ │ │ │ + stcl 7, cr15, [r2], {202} @ 0xca │ │ │ │ @ instruction: 0xf1464638 │ │ │ │ @ instruction: 0xf100fd43 │ │ │ │ ldrtmi r0, [r8], -r1, lsl #16 │ │ │ │ stmdaeq r8, {r0, r1, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldcl 7, cr15, [r4], #-808 @ 0xfffffcd8 │ │ │ │ - b ab4960 <__read_chk@plt+0xa4f58c> │ │ │ │ + stc 7, cr15, [ip], #808 @ 0x328 │ │ │ │ + b ab48f0 <__read_chk@plt+0xa4f51c> │ │ │ │ @ instruction: 0xf5c079e8 │ │ │ │ ldmdane sp!, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ stmdaeq r9, {r3, r8, ip, sp, lr, pc} │ │ │ │ rsble r2, ip, r0, lsl #20 │ │ │ │ stmdbls r6, {r0, r1, r2, r6, r7, r8, r9, fp, lr} │ │ │ │ vst2. {d21-d22}, [pc], fp │ │ │ │ movwls r4, #33184 @ 0x81a0 │ │ │ │ @ instruction: 0x464b4618 │ │ │ │ @ instruction: 0xf82af132 │ │ │ │ stmib sp, {r2, r4, r6, r7, r8, r9, fp, lr}^ │ │ │ │ strbmi r9, [r1], -r1 │ │ │ │ @ instruction: 0x4628447b │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stcl 7, cr15, [r0], #-808 @ 0xfffffcd8 │ │ │ │ - bl feb93d84 <__read_chk@plt+0xfeb2e9b0> │ │ │ │ + ldc 7, cr15, [r8], {202} @ 0xca │ │ │ │ + bl feb93d14 <__read_chk@plt+0xfeb2e940> │ │ │ │ @ instruction: 0x21200000 │ │ │ │ @ instruction: 0xf1311040 │ │ │ │ - str pc, [pc], #-2865 @ 9a624 <__read_chk@plt+0x35250> │ │ │ │ + str pc, [pc], #-2865 @ 9a5b4 <__read_chk@plt+0x351e0> │ │ │ │ andeq lr, r0, fp, lsr #23 │ │ │ │ subne r2, r0, r0, lsr #2 │ │ │ │ - blx b56af6 <__read_chk@plt+0xaf1722> │ │ │ │ + blx b56a86 <__read_chk@plt+0xaf16b2> │ │ │ │ svcge 0x0017e665 │ │ │ │ - b f58560 <__read_chk@plt+0xef318c> │ │ │ │ + b 1d584f0 <__read_chk@plt+0x1cf311c> │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ - ldc 7, cr15, [r4, #-808]! @ 0xfffffcd8 │ │ │ │ - bmi ff1941f4 <__read_chk@plt+0xff12ee20> │ │ │ │ + stcl 7, cr15, [ip, #-808]! @ 0xfffffcd8 │ │ │ │ + bmi ff194184 <__read_chk@plt+0xff12edb0> │ │ │ │ @ instruction: 0x51bef50d │ │ │ │ tstcc r4, r4, lsr #23 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andcs r8, r1, r1, ror r2 │ │ │ │ ldcpl 5, cr15, [lr, #52]! @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - bl feb7e630 <__read_chk@plt+0xfeb1925c> │ │ │ │ + bl feb7e5c0 <__read_chk@plt+0xfeb191ec> │ │ │ │ @ instruction: 0x21200000 │ │ │ │ @ instruction: 0xf1311040 │ │ │ │ strbt pc, [pc], r5, lsl #22 @ │ │ │ │ ldrbtmi r4, [fp], #-2998 @ 0xfffff44a │ │ │ │ - bl feb944c8 <__read_chk@plt+0xfeb2f0f4> │ │ │ │ + bl feb94458 <__read_chk@plt+0xfeb2f084> │ │ │ │ @ instruction: 0x21200000 │ │ │ │ @ instruction: 0xf1311040 │ │ │ │ ldr pc, [fp, #2811] @ 0xafb │ │ │ │ - b 3d85bc <__read_chk@plt+0x3731e8> │ │ │ │ + b 11d854c <__read_chk@plt+0x1173178> │ │ │ │ svcge 0x00176833 │ │ │ │ @ instruction: 0xf5034601 │ │ │ │ andcs r5, r1, #64, 6 │ │ │ │ @ instruction: 0xf8d34638 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf6409200 │ │ │ │ @ instruction: 0xf14732b9 │ │ │ │ @ instruction: 0xe736fabd │ │ │ │ - bcs b4b40 <__read_chk@plt+0x4f76c> │ │ │ │ + bcs b4ad0 <__read_chk@plt+0x4f6fc> │ │ │ │ stclge 4, cr15, [r3, #-508]! @ 0xfffffe04 │ │ │ │ ldrbtmi r4, [sl], #-2727 @ 0xfffff559 │ │ │ │ stmdbvs r2!, {r0, r1, r2, r3, r4, r6, r8, sl, sp, lr, pc} │ │ │ │ orrle r2, pc, r0, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2725 @ 0xfffff55b │ │ │ │ strtmi lr, [r0], -ip, lsl #15 │ │ │ │ stc2l 0, cr15, [r0, #-856] @ 0xfffffca8 │ │ │ │ - bls 241308 <__read_chk@plt+0x1dbf34> │ │ │ │ - blmi fe1652dc <__read_chk@plt+0xfe0fff08> │ │ │ │ + bls 241298 <__read_chk@plt+0x1dbec4> │ │ │ │ + blmi fe16526c <__read_chk@plt+0xfe0ffe98> │ │ │ │ ldmpl r6, {r0, r1, r3, ip, pc}^ │ │ │ │ bicshi pc, r6, r0, asr #6 │ │ │ │ @ instruction: 0xf50d4a9f │ │ │ │ movwcs r5, #448 @ 0x1c0 │ │ │ │ ldrbtmi r9, [sl], #-1553 @ 0xfffff9ef │ │ │ │ - bls 1fef3c <__read_chk@plt+0x199b68> │ │ │ │ + bls 1feecc <__read_chk@plt+0x199af8> │ │ │ │ movwls r4, #34456 @ 0x8698 │ │ │ │ vmovls.32 d9[0], sl │ │ │ │ eorsge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8c1469a │ │ │ │ ldrmi fp, [r3], r0 │ │ │ │ strbmi r6, [r0], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0d36959 │ │ │ │ @@ -54491,27 +54463,27 @@ │ │ │ │ mcr2 0, 4, pc, cr6, cr3, {6} @ │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1468190 │ │ │ │ @ instruction: 0xf8dafc7b │ │ │ │ strmi r3, [r7], -r0 │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - blx 1b56ca0 <__read_chk@plt+0x1af18cc> │ │ │ │ + blx 556c30 <__read_chk@plt+0x4f185c> │ │ │ │ ldreq r7, [sl, fp, ror #16] │ │ │ │ ldrbeq sp, [fp, lr, lsl #10] │ │ │ │ - blx fef0a4e0 <__read_chk@plt+0xfeea510c> │ │ │ │ - b 1498d98 <__read_chk@plt+0x14339c4> │ │ │ │ + blx fef0a470 <__read_chk@plt+0xfeea509c> │ │ │ │ + b 1498d28 <__read_chk@plt+0x1433954> │ │ │ │ strle r1, [r6, #-2393] @ 0xfffff6a7 │ │ │ │ @ instruction: 0xf1b99b05 │ │ │ │ svclt 0x000c0f00 │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - strbmi r4, [pc], #-1689 @ 9a788 <__read_chk@plt+0x353b4> │ │ │ │ + strbmi r4, [pc], #-1689 @ 9a718 <__read_chk@plt+0x35344> │ │ │ │ ldrhtcc pc, [r0], r4 @ │ │ │ │ @ instruction: 0xf003990b │ │ │ │ - bcs 189b114 <__read_chk@plt+0x1835d40> │ │ │ │ + bcs 189b0a4 <__read_chk@plt+0x1835cd0> │ │ │ │ svclt 0x00089a0d │ │ │ │ ldmdavs r2, {r2, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdbls r1, {r0, r1, r2, r6, r8, pc} │ │ │ │ @ instruction: 0xf5016809 │ │ │ │ @ instruction: 0xf9915140 │ │ │ │ stmdbcs r0, {r3, r4, r8, ip} │ │ │ │ @@ -54526,21 +54498,21 @@ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldrdcc pc, [r4, #131] @ 0x83 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ movwcs fp, #475 @ 0x1db │ │ │ │ strtmi r2, [r8], -r2, lsl #4 │ │ │ │ @ instruction: 0xf0d64621 │ │ │ │ - blls 518844 <__read_chk@plt+0x4b3470> │ │ │ │ + blls 5187d4 <__read_chk@plt+0x4b3400> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ stmiavc fp!, {r0, r1, r3, r4, r8, sp} │ │ │ │ @ instruction: 0xf00306d0 │ │ │ │ @ instruction: 0xf1000301 │ │ │ │ - blcs baddc <__read_chk@plt+0x55a08> │ │ │ │ + blcs bad6c <__read_chk@plt+0x55998> │ │ │ │ orrshi pc, r5, r0 │ │ │ │ stmdacs r0, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ cmnphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1000712 │ │ │ │ ldrmi r8, [fp, #375]! @ 0x177 │ │ │ │ @ instruction: 0x46bbbfb8 │ │ │ │ @ instruction: 0xf1089b0c │ │ │ │ @@ -54550,87 +54522,87 @@ │ │ │ │ @ instruction: 0x465a9e11 │ │ │ │ ldrsbtge pc, [r4], -sp @ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079d311e │ │ │ │ msrhi CPSR_fsx, r0, asr #2 │ │ │ │ - blcs c1470 <__read_chk@plt+0x5c09c> │ │ │ │ + blcs c1400 <__read_chk@plt+0x5c02c> │ │ │ │ stcge 4, cr15, [r3], #-252 @ 0xffffff04 │ │ │ │ eorge pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf50d469a │ │ │ │ stmdbmi r2, {r6, r7, r8, r9, ip, lr}^ │ │ │ │ andsls r2, r4, #0, 14 │ │ │ │ tstls r5, r9, ror r4 │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ stmdbls lr, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ ldrsbtlt pc, [r0], -sp @ │ │ │ │ andeq pc, r2, r1, asr #32 │ │ │ │ @ instruction: 0xf041970d │ │ │ │ andsls r0, r1, r4, lsl #2 │ │ │ │ - blls 5becd0 <__read_chk@plt+0x5598fc> │ │ │ │ + blls 5bec60 <__read_chk@plt+0x55988c> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrsbtls pc, [r4], -sp @ │ │ │ │ movwls r3, #49921 @ 0xc301 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf013311e │ │ │ │ @ instruction: 0xf8b40f04 │ │ │ │ svclt 0x001830b0 │ │ │ │ ldreq r4, [r8, #1615] @ 0x64f │ │ │ │ shsaxmi fp, fp, r8 │ │ │ │ adchi pc, ip, r0, lsl #2 │ │ │ │ - blle 17ebe20 <__read_chk@plt+0x1786a4c> │ │ │ │ + blle 17ebdb0 <__read_chk@plt+0x17869dc> │ │ │ │ @ instruction: 0xf1089b05 │ │ │ │ strcc r0, [r1, -r1, lsl #16] │ │ │ │ ldrmi r4, [r8, #1233] @ 0x4d1 │ │ │ │ - blls 40f05c <__read_chk@plt+0x3a9c88> │ │ │ │ + blls 40efec <__read_chk@plt+0x3a9c18> │ │ │ │ movwls r3, #54017 @ 0xd301 │ │ │ │ @ instruction: 0xf000459a │ │ │ │ stmdami r7!, {r0, r3, r4, r6, r7, pc} │ │ │ │ ldrbtmi r9, [r8], #-2308 @ 0xfffff6fc │ │ │ │ @ instruction: 0xf870f0bd │ │ │ │ svclt 0x0000e7d3 │ │ │ │ - eorseq r4, r8, r6, ror #22 │ │ │ │ + ldrsbteq r4, [r8], -r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r8, ip, lsr fp │ │ │ │ + eorseq r4, r8, ip, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sl, ip, r2, ror lr │ │ │ │ - andseq sl, fp, lr, lsr #13 │ │ │ │ - eorseq r0, r1, sl, lsr #32 │ │ │ │ - ldrshteq r1, [r1], -lr │ │ │ │ - eorseq pc, r0, r6, ror pc @ │ │ │ │ - eorseq r1, r1, r0, asr sl │ │ │ │ - eorseq pc, r0, r8, asr #29 │ │ │ │ + andseq sl, ip, r6, lsl #27 │ │ │ │ + andseq sl, fp, r2, asr #11 │ │ │ │ + eorseq pc, r0, lr, lsr #30 │ │ │ │ + eorseq r1, r1, r2, lsl #20 │ │ │ │ + eorseq pc, r0, sl, ror lr @ │ │ │ │ + eorseq r1, r1, r4, asr r9 │ │ │ │ + eorseq pc, r0, ip, asr #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r1, r1, r2, lsr #19 │ │ │ │ - eorseq pc, r0, sl, lsl lr @ │ │ │ │ - eorseq pc, r0, r0, lsr sp @ │ │ │ │ - @ instruction: 0x001e46f6 │ │ │ │ - eorseq r1, r1, sl, ror r7 │ │ │ │ - ldrshteq pc, [r0], -r2 @ │ │ │ │ - andseq sl, fp, r2, asr #3 │ │ │ │ - eorseq r1, r1, r4, asr #12 │ │ │ │ - eorseq pc, r0, r2, lsl #21 │ │ │ │ - eorseq pc, r0, r0, asr #20 │ │ │ │ - ldrheq sl, [fp], -r2 │ │ │ │ - eorseq r1, r1, r6, ror #9 │ │ │ │ - andseq r9, fp, r2, lsl #31 │ │ │ │ - eorseq r1, r1, r4, ror #7 │ │ │ │ - mulseq ip, sl, r1 │ │ │ │ - andseq r2, pc, r4, lsr #8 │ │ │ │ - andseq r9, fp, r2, lsl #29 │ │ │ │ - andseq r9, fp, r0, asr #28 │ │ │ │ - eorseq r4, r8, r4, lsr r2 │ │ │ │ - ldrheq sl, [ip], -r2 │ │ │ │ - eorseq r1, r1, r2, lsl #5 │ │ │ │ - eorseq r1, r1, r6, ror r2 │ │ │ │ - eorseq r1, r1, r2, asr r2 │ │ │ │ - eoreq r2, r9, r4, asr #27 │ │ │ │ - ldrshteq pc, [r0], -lr @ │ │ │ │ + eorseq r1, r1, r6, lsr #17 │ │ │ │ + eorseq pc, r0, lr, lsl sp @ │ │ │ │ + eorseq pc, r0, r4, lsr ip @ │ │ │ │ + andseq r4, lr, sl, lsl #12 │ │ │ │ + eorseq r1, r1, lr, ror r6 │ │ │ │ + ldrshteq pc, [r0], -r6 @ │ │ │ │ + ldrsbeq sl, [fp], -r6 │ │ │ │ + eorseq r1, r1, r8, asr #10 │ │ │ │ + eorseq pc, r0, r6, lsl #19 │ │ │ │ + eorseq pc, r0, r4, asr #18 │ │ │ │ + andseq r9, fp, r6, asr #31 │ │ │ │ + eorseq r1, r1, sl, ror #7 │ │ │ │ + mulseq fp, r6, lr │ │ │ │ + eorseq r1, r1, r8, ror #5 │ │ │ │ + andseq sl, ip, lr, lsr #1 │ │ │ │ + andseq r2, pc, r8, lsr r3 @ │ │ │ │ + mulseq fp, r6, sp │ │ │ │ + andseq r9, fp, r4, asr sp │ │ │ │ + eorseq r4, r8, r4, lsr #5 │ │ │ │ + andseq r9, ip, r6, asr #31 │ │ │ │ + eorseq r1, r1, r6, lsl #3 │ │ │ │ + eorseq r1, r1, sl, ror r1 │ │ │ │ + eorseq r1, r1, r6, asr r1 │ │ │ │ + ldrdeq r2, [r9], -r8 @ │ │ │ │ + eorseq pc, r0, r2, lsl #8 │ │ │ │ ldmdavs r2, {r3, r9, fp, ip, pc} │ │ │ │ adcmi r6, r1, #5308416 @ 0x510000 │ │ │ │ stmdbls fp, {r1, r2, r3, r6, ip, lr, pc} │ │ │ │ cmple r9, r0, lsl #18 │ │ │ │ @ instruction: 0xf5016831 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ usada8eq r9, lr, r1, r1 │ │ │ │ @@ -54652,36 +54624,36 @@ │ │ │ │ ldmdavs r2, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf041b10a │ │ │ │ stmib sp, {r3, r8}^ │ │ │ │ strtmi r5, [r2], -r0, lsl #2 │ │ │ │ @ instruction: 0xf1089907 │ │ │ │ stmdals r4, {r0, fp} │ │ │ │ @ instruction: 0xf7fe3701 │ │ │ │ - blls 21a99c <__read_chk@plt+0x1b55c8> │ │ │ │ + blls 21a92c <__read_chk@plt+0x1b5558> │ │ │ │ strbmi r4, [r3, #-1233] @ 0xfffffb2f │ │ │ │ svcge 0x0069f43f │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 3c672c <__read_chk@plt+0x361358> │ │ │ │ - bne 6a2e7c <__read_chk@plt+0x63daa8> │ │ │ │ + blls 3c66bc <__read_chk@plt+0x3612e8> │ │ │ │ + bne 6a2e0c <__read_chk@plt+0x63da38> │ │ │ │ @ instruction: 0xf942f131 │ │ │ │ @ instruction: 0xf0bc9904 │ │ │ │ @ instruction: 0xe743ffd9 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf94ef7ff │ │ │ │ strb r4, [sp, -r3, lsl #12] │ │ │ │ bfi r9, r1, (invalid: 18:2) │ │ │ │ bfi r9, r3, (invalid: 18:0) │ │ │ │ ldmdals r5, {r2, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf0bc9312 │ │ │ │ - blls 2da94c <__read_chk@plt+0x275578> │ │ │ │ + blls 2da8dc <__read_chk@plt+0x275508> │ │ │ │ ldmdavs sl, {r1, r2, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xe7b69b12 │ │ │ │ adcmi r6, r1, #5308416 @ 0x510000 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr14, cr15, {3} │ │ │ │ - blls 2d4528 <__read_chk@plt+0x26f154> │ │ │ │ + blls 2d44b8 <__read_chk@plt+0x26f0e4> │ │ │ │ movwls r3, #33537 @ 0x8301 │ │ │ │ mcr2 7, 0, pc, cr12, cr14, {7} @ │ │ │ │ stccs 6, cr4, [r0, #-516] @ 0xfffffdfc │ │ │ │ mrcge 4, 3, APSR_nzcv, cr8, cr15, {3} │ │ │ │ shadd16mi r9, r8, r2 │ │ │ │ stc2 0, cr15, [r0, #-844] @ 0xfffffcb4 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @@ -54694,183 +54666,183 @@ │ │ │ │ stmdbvs r8!, {r4, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf105ae6c │ │ │ │ strbt r0, [r8], -r8, lsr #32 │ │ │ │ bicpl pc, r0, #54525952 @ 0x3400000 │ │ │ │ ldrdge pc, [r0], -sp @ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ - bllt 218a8c <__read_chk@plt+0x1b36b8> │ │ │ │ + bllt 218a1c <__read_chk@plt+0x1b3648> │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d19, #190 @ 0x000000be │ │ │ │ - blcs 9b7a0 <__read_chk@plt+0x363cc> │ │ │ │ - bge fff97ca0 <__read_chk@plt+0xfff328cc> │ │ │ │ + blcs 9b730 <__read_chk@plt+0x3635c> │ │ │ │ + bge fff97c30 <__read_chk@plt+0xfff3285c> │ │ │ │ movwls r9, #35333 @ 0x8a05 │ │ │ │ stmdals r5, {r0, r4, r6} │ │ │ │ mrrcne 1, 0, r3, r7, cr1 │ │ │ │ @ instruction: 0x46054439 │ │ │ │ andcc r1, r1, fp, lsl #21 │ │ │ │ ldrbmi r3, [fp, #-2817] @ 0xfffff4ff │ │ │ │ stccs 13, cr13, [r1, #-992] @ 0xfffffc20 │ │ │ │ @ instruction: 0xf43f9505 │ │ │ │ ldcne 14, cr10, [r1], {195} @ 0xc3 │ │ │ │ - blx 1ec30e <__read_chk@plt+0x186f3a> │ │ │ │ + blx 1ec29e <__read_chk@plt+0x186eca> │ │ │ │ cdpne 1, 4, cr15, cr11, cr1, {0} │ │ │ │ strtmi r4, [r9], #-1538 @ 0xfffff9fe │ │ │ │ ldrmi r3, [fp, #1] │ │ │ │ stmdals r8, {r0, r3, r4, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ andls r9, sp, #81920 @ 0x14000 │ │ │ │ - cdp2 1, 7, cr15, cr10, cr14, {5} │ │ │ │ + cdp2 1, 2, cr15, cr2, cr14, {5} │ │ │ │ stmdbcs r0, {r0, r2, r3, r9, fp, ip, pc} │ │ │ │ andcc fp, r1, r8, lsl pc │ │ │ │ strt r9, [sp], r8 │ │ │ │ stmibvs r8!, {r0, r1, r3, r8, r9, ip, sp, pc} │ │ │ │ ldreq fp, [r1, -r0, asr #18] │ │ │ │ ldrbeq sp, [r3], r6, lsl #8 │ │ │ │ mcrge 5, 4, pc, cr13, cr15, {1} @ │ │ │ │ stmdacs r0, {r3, r5, r6, r8, fp, sp, lr} │ │ │ │ mcrge 4, 4, pc, cr9, cr15, {1} @ │ │ │ │ stc2l 1, cr15, [r0, #284]! @ 0x11c │ │ │ │ @ instruction: 0xf7ca3703 │ │ │ │ - blls 51526c <__read_chk@plt+0x4afe98> │ │ │ │ + blls 5152dc <__read_chk@plt+0x4aff08> │ │ │ │ ldmdavs fp, {r0, r1, r2, sl, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311bf893 │ │ │ │ @ instruction: 0xf57f071b │ │ │ │ stmibvs r8!, {r1, r3, r4, r5, r6, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf1473701 │ │ │ │ @ instruction: 0xf7cafdcf │ │ │ │ - strmi lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ + strmi lr, [r7], #-2558 @ 0xfffff602 │ │ │ │ ldmib r5, {r0, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ - blcc e735c <__read_chk@plt+0x81f88> │ │ │ │ + blcc e72ec <__read_chk@plt+0x81f18> │ │ │ │ svclt 0x00184313 │ │ │ │ strbt r3, [sl], -r4, lsl #14 │ │ │ │ - svc 0x003af7c9 │ │ │ │ + svc 0x0072f7c9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febf1d50 <__read_chk@plt+0xfeb8c97c> │ │ │ │ + bl febf1ce0 <__read_chk@plt+0xfeb8c90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ - blx 1ed7074 <__read_chk@plt+0x1e71ca0> │ │ │ │ - blle 12b5e0 <__read_chk@plt+0xc620c> │ │ │ │ + blx 1ed7004 <__read_chk@plt+0x1e71c30> │ │ │ │ + blle 12b570 <__read_chk@plt+0xc619c> │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ - bne 8c9fa8 <__read_chk@plt+0x864bd4> │ │ │ │ + bne 8c9f38 <__read_chk@plt+0x864b64> │ │ │ │ pop {r5, r8, sp} │ │ │ │ subne r4, r0, r0, lsl r0 │ │ │ │ stmlt r8, {r0, r4, r5, r8, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r0, [r1], -lr │ │ │ │ + eorseq r0, r1, r2, ror #25 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdbcs r0, {r3, r7, r9, sl, lr} │ │ │ │ stmdavs r5, {r0, r2, r6, ip, lr, pc} │ │ │ │ stccs 6, cr4, [r0, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xf8b5d041 │ │ │ │ @ instruction: 0xf00330b0 │ │ │ │ - blcs 9b8a8 <__read_chk@plt+0x364d4> │ │ │ │ + blcs 9b838 <__read_chk@plt+0x36464> │ │ │ │ @ instruction: 0xf04fd060 │ │ │ │ strbmi r0, [r4], -r0, lsl #18 │ │ │ │ and r2, r2, r0, lsl #14 │ │ │ │ @ instruction: 0x2c006a24 │ │ │ │ stmdbvs r3!, {r4, r5, ip, lr, pc} │ │ │ │ mvnsle r4, fp, lsr #5 │ │ │ │ svclt 0x00082f00 │ │ │ │ - blvc d2c45c <__read_chk@plt+0xcc7088> │ │ │ │ + blvc d2c3ec <__read_chk@plt+0xcc7018> │ │ │ │ suble r2, r9, r0, lsl #20 │ │ │ │ stmiavs r0!, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0d36959 │ │ │ │ @ instruction: 0x4605fd31 │ │ │ │ eorsle r2, r2, r0, lsl #16 │ │ │ │ umullcc pc, ip, r6, r8 @ │ │ │ │ ldrbeq r7, [r9, r2, asr #16] │ │ │ │ ldrbeq sp, [r3, r1, lsr #8] │ │ │ │ stmdbvs r9!, {r0, r1, r2, r3, r8, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf1b9b311 │ │ │ │ eorle r0, lr, r0, lsl #30 │ │ │ │ @ instruction: 0xf7ca4648 │ │ │ │ - stmdacs r0, {r1, r4, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4648d030 │ │ │ │ msreq CPSR_f, r5, lsl #2 │ │ │ │ - b 358b28 <__read_chk@plt+0x2f3754> │ │ │ │ - bvs 9c7944 <__read_chk@plt+0x962570> │ │ │ │ + b 1158ab8 <__read_chk@plt+0x10f36e4> │ │ │ │ + bvs 9c78d4 <__read_chk@plt+0x962500> │ │ │ │ stmdbvs r3!, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ addsmi r6, sp, #3473408 @ 0x350000 │ │ │ │ - bvs 9cef6c <__read_chk@plt+0x969b98> │ │ │ │ + bvs 9ceefc <__read_chk@plt+0x969b28> │ │ │ │ bicle r2, lr, r0, lsl #24 │ │ │ │ teqvc r3, #0, 6 │ │ │ │ strbmi fp, [r7], -r7, lsl #18 │ │ │ │ pop {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0x079287f0 │ │ │ │ stmdbvs r9!, {r0, r2, r3, r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ bicsle r2, ip, r0, lsl #18 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf106d1e1 │ │ │ │ ldrbmi r0, [r0], -ip, lsl #20 │ │ │ │ - bvs 9d4bb4 <__read_chk@plt+0x96f7e0> │ │ │ │ + bvs 9d4b44 <__read_chk@plt+0x96f770> │ │ │ │ rscle r2, r9, r0, lsl #24 │ │ │ │ ldmdavs r5!, {r0, r1, r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xd1b142ab │ │ │ │ @ instruction: 0xf106e7b9 │ │ │ │ ldrbmi r0, [r0], -ip, lsl #20 │ │ │ │ - stmib r0!, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 6d8b0c <__read_chk@plt+0x673738> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ teqvc r3, #0, 6 │ │ │ │ ldrtmi r4, [r8], -r7, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - bvc 7b4d14 <__read_chk@plt+0x74f940> │ │ │ │ + bvc 7b4ca4 <__read_chk@plt+0x74f8d0> │ │ │ │ addsle r2, sl, r0, lsl #24 │ │ │ │ andcc r4, ip, r1, lsr #12 │ │ │ │ - bl 10d8b9c <__read_chk@plt+0x10737c8> │ │ │ │ + bl 1ed8b2c <__read_chk@plt+0x1e73758> │ │ │ │ @ instruction: 0xf100b140 │ │ │ │ strtmi r0, [r1], -r1, lsl #18 │ │ │ │ @ instruction: 0xf7ca4648 │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xe78ed1f7 │ │ │ │ str r4, [ip, r1, lsl #13] │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldrbteq pc, [r8], -ip, asr #17 @ │ │ │ │ stclne 6, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ - bge 2ec4b0 <__read_chk@plt+0x2870dc> │ │ │ │ + bge 2ec440 <__read_chk@plt+0x28706c> │ │ │ │ strmi r2, [sp], -r0, lsl #8 │ │ │ │ andls r4, r3, #3129344 @ 0x2fc000 │ │ │ │ - bmi ff062cb4 <__read_chk@plt+0xfeffd8e0> │ │ │ │ + bmi ff062c44 <__read_chk@plt+0xfeffd870> │ │ │ │ movwls r4, #17529 @ 0x4479 │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-3005 @ 0xfffff443 │ │ │ │ strmi lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ - bleq cd70f8 <__read_chk@plt+0xc71d24> │ │ │ │ + bleq cd7088 <__read_chk@plt+0xc71cb4> │ │ │ │ rscls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldmpl r3, {r0, r9, sl, sp}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldmdbcc ip, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xf95af148 │ │ │ │ + @ instruction: 0xf902f148 │ │ │ │ @ instruction: 0xf8cd4bb6 │ │ │ │ strbmi fp, [r3], r8 │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ stmib sp, {r2, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-1037 @ 0xfffffbf3 │ │ │ │ - blmi fed7f90c <__read_chk@plt+0xfed1a538> │ │ │ │ + blmi fed7f89c <__read_chk@plt+0xfed1a4c8> │ │ │ │ ldrbtmi r9, [fp], #-1292 @ 0xfffffaf4 │ │ │ │ sub r9, r0, r7, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-2993 @ 0xfffff44f │ │ │ │ - blmi fecf3e90 <__read_chk@plt+0xfec8eabc> │ │ │ │ + blmi fecf3e20 <__read_chk@plt+0xfec8ea4c> │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf03e66a3 │ │ │ │ vmla.f32 , q0, │ │ │ │ addsmi r2, r8, #2013265923 @ 0x78000003 │ │ │ │ rschi pc, r3, r0 │ │ │ │ sbcshi pc, fp, r0, lsl #6 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ vqadd.s8 q12, q8, q0 │ │ │ │ addsmi r2, r8, #1744830467 @ 0x68000003 │ │ │ │ - bls 14f150 <__read_chk@plt+0xe9d7c> │ │ │ │ + bls 14f0e0 <__read_chk@plt+0xe9d0c> │ │ │ │ @ instruction: 0xf0237a13 │ │ │ │ @ instruction: 0xf0430303 │ │ │ │ andsvc r0, r3, #201326592 @ 0xc000000 │ │ │ │ rsbvs r2, fp, r0, lsl #6 │ │ │ │ @ instruction: 0x211ff89a │ │ │ │ @ instruction: 0xf89a2600 │ │ │ │ @ instruction: 0x079130ff │ │ │ │ @@ -54880,58 +54852,58 @@ │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ sbcsvs fp, sl, r8, asr #30 │ │ │ │ stc2l 0, cr15, [r6, #752]! @ 0x2f0 │ │ │ │ @ instruction: 0xf1274658 │ │ │ │ stmdals r3, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcr2 0, 2, pc, cr14, cr6, {6} @ │ │ │ │ - bvc 781980 <__read_chk@plt+0x71c5ac> │ │ │ │ + bvc 781910 <__read_chk@plt+0x71c53c> │ │ │ │ @ instruction: 0xf10007da │ │ │ │ smlabtcs r0, r7, r0, r8 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ @ instruction: 0xff1ef127 │ │ │ │ @ instruction: 0xf8cb4601 │ │ │ │ stmdacs r0, {} @ │ │ │ │ rschi pc, sp, r0 │ │ │ │ ldrtmi sl, [r8], -fp, lsl #30 │ │ │ │ ldc2 0, cr15, [r2, #752]! @ 0x2f0 │ │ │ │ andcs r9, r5, #81920 @ 0x14000 │ │ │ │ @ instruction: 0xf7c92000 │ │ │ │ - andcs lr, r1, #132, 28 @ 0x840 │ │ │ │ + andcs lr, r1, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xf7e92100 │ │ │ │ - blls 1da2fc <__read_chk@plt+0x174f28> │ │ │ │ - bls 36c5c4 <__read_chk@plt+0x3071f0> │ │ │ │ - bpl 10d81c4 <__read_chk@plt+0x1072df0> │ │ │ │ + blls 1da284 <__read_chk@plt+0x174eb0> │ │ │ │ + bls 36c554 <__read_chk@plt+0x307180> │ │ │ │ + bpl 10d8154 <__read_chk@plt+0x1072d80> │ │ │ │ ldmib sp, {r2, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8da1302 │ │ │ │ ldmdavs pc!, {r7, r9, ip, sp, lr}^ @ │ │ │ │ @ instruction: 0xf7fe9700 │ │ │ │ stccs 15, cr15, [r0], {149} @ 0x95 │ │ │ │ ldcge 1, cr13, [r9], {114} @ 0x72 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7c94620 │ │ │ │ - @ instruction: 0xf8dbeb30 │ │ │ │ + @ instruction: 0xf8dbeb68 │ │ │ │ @ instruction: 0xf1280000 │ │ │ │ - blls 259b00 <__read_chk@plt+0x1f472c> │ │ │ │ + blls 259a90 <__read_chk@plt+0x1f46bc> │ │ │ │ movwcs r6, #4259 @ 0x10a3 │ │ │ │ - blls 172f78 <__read_chk@plt+0x10dba4> │ │ │ │ + blls 172f08 <__read_chk@plt+0x10db34> │ │ │ │ strtmi r6, [r8], -r0, lsr #32 │ │ │ │ @ instruction: 0xf7ff6819 │ │ │ │ rscvs pc, r0, r1, asr #29 │ │ │ │ movwcs fp, #16648 @ 0x4108 │ │ │ │ @ instruction: 0xf8d566e3 │ │ │ │ @ instruction: 0xf08620a0 │ │ │ │ @ instruction: 0x61220301 │ │ │ │ ldceq 1, cr15, [ip], #-52 @ 0xffffffcc │ │ │ │ ldrdcs pc, [r4], r5 @ │ │ │ │ ldrdvs r0, [r2, #-27]! @ 0xffffffe5 │ │ │ │ tstpeq r9, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ strbtmi r9, [r6], -r7, lsl #20 │ │ │ │ vst1.16 {d22}, [pc :128], r2 │ │ │ │ - bls 13a6f4 <__read_chk@plt+0xd5320> │ │ │ │ + bls 13a684 <__read_chk@plt+0xd52b0> │ │ │ │ @ instruction: 0x8090f8d5 │ │ │ │ @ instruction: 0xf8d567a2 │ │ │ │ @ instruction: 0x4647209c │ │ │ │ @ instruction: 0xf8d564e2 │ │ │ │ strtvs r2, [r2], #152 @ 0x98 │ │ │ │ umullcs pc, r4, r4, r8 @ │ │ │ │ andsgt pc, ip, r4, asr #17 │ │ │ │ @@ -54942,51 +54914,51 @@ │ │ │ │ vst1.8 {d28-d30}, [pc] │ │ │ │ ldm r7, {r0, r1, r2, r8, r9, sp, lr} │ │ │ │ stm r6, {r0, r1} │ │ │ │ @ instruction: 0xf89d0003 │ │ │ │ ldmdage fp!, {r2, r3, r4, r5, sp} │ │ │ │ @ instruction: 0xf0029010 │ │ │ │ @ instruction: 0xf8d8020f │ │ │ │ - blx 41ee82 <__read_chk@plt+0x3b9aae> │ │ │ │ + blx 41ee12 <__read_chk@plt+0x3b9a3e> │ │ │ │ @ instruction: 0xf7c9f202 │ │ │ │ - andscs lr, sp, #6684672 @ 0x660000 │ │ │ │ + andscs lr, sp, #10354688 @ 0x9e0000 │ │ │ │ stmdage r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sp} │ │ │ │ - b ff7d8da4 <__read_chk@plt+0xff7739d0> │ │ │ │ + bl 5d8d34 <__read_chk@plt+0x573960> │ │ │ │ @ instruction: 0xf8594b52 │ │ │ │ ldrmi r3, [r8, #3] │ │ │ │ - blmi 150eef0 <__read_chk@plt+0x14a9b1c> │ │ │ │ + blmi 150ee80 <__read_chk@plt+0x14a9aac> │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf8594b50 │ │ │ │ ldrmi r3, [r8, #3] │ │ │ │ ldrmi fp, [r0, #3864] @ 0xf18 │ │ │ │ svcge 0x002ef43f │ │ │ │ @ instruction: 0xf8594b4d │ │ │ │ ldrmi r3, [r8, #3] │ │ │ │ svcge 0x002bf47f │ │ │ │ ldrbtmi r4, [fp], #-2891 @ 0xfffff4b5 │ │ │ │ str r6, [r6, -r3, ror #8]! │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - cdp2 7, 8, cr15, cr6, cr9, {7} │ │ │ │ - blmi 12d4cdc <__read_chk@plt+0x126f908> │ │ │ │ + cdp2 7, 8, cr15, cr4, cr9, {7} │ │ │ │ + blmi 12d4c6c <__read_chk@plt+0x126f898> │ │ │ │ strbtvs r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ - bls 154b3c <__read_chk@plt+0xef768> │ │ │ │ + bls 154acc <__read_chk@plt+0xef6f8> │ │ │ │ @ instruction: 0xf0437a13 │ │ │ │ andsvc r0, r3, #67108864 @ 0x4000000 │ │ │ │ vaba.s8 d30, d0, d22 │ │ │ │ addsmi r3, r8, #939524096 @ 0x38000000 │ │ │ │ svcge 0x0029f43f │ │ │ │ stmiavs r3!, {r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmib r3, {r0, r2, r3, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdavs r3, {r0, r1, r9} │ │ │ │ @ instruction: 0xf0d36959 │ │ │ │ teqplt r8, pc @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x2e006906 │ │ │ │ ldrtmi sp, [r0], -ip, asr #32 │ │ │ │ - svc 0x00def7c9 │ │ │ │ + ldmda r6, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdble sp!, {r1, r2, r3, r4, r5, r6, fp, sp} │ │ │ │ ldmdbvs fp, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ ldr r6, [r9, -fp, lsr #32] │ │ │ │ ldrdlt pc, [r8], -sp │ │ │ │ @ instruction: 0xf0d66828 │ │ │ │ @ instruction: 0xf89bfa07 │ │ │ │ ldreq r2, [r3, r8] │ │ │ │ @@ -54998,115 +54970,115 @@ │ │ │ │ andcs r6, r0, #102400 @ 0x19000 │ │ │ │ and r3, r2, r4, lsl #18 │ │ │ │ adcmi r3, sl, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf851d02d │ │ │ │ addsmi r3, ip, #4, 30 │ │ │ │ addsmi sp, r5, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xf8dbd027 │ │ │ │ - bmi 9eaf60 <__read_chk@plt+0x985b8c> │ │ │ │ + bmi 9eaef0 <__read_chk@plt+0x985b1c> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmdbcc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle pc, r0, lsl #6 │ │ │ │ @ instruction: 0xf60d4620 │ │ │ │ pop {r2, r5, r6, r8, sl, fp, ip} │ │ │ │ - blmi 83ef30 <__read_chk@plt+0x7d9b5c> │ │ │ │ + blmi 83eec0 <__read_chk@plt+0x7d9aec> │ │ │ │ strmi r2, [r4], -r3, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf0682005 │ │ │ │ @ instruction: 0xe7e6fc7f │ │ │ │ rsbscs r4, pc, #51380224 @ 0x3100000 │ │ │ │ andeq pc, ip, r5, lsl #2 │ │ │ │ - ldm r0, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8852300 │ │ │ │ ldr r3, [r7, fp, lsl #1]! │ │ │ │ strteq pc, [r8], -r0, lsl #2 │ │ │ │ andcs lr, r0, #45875200 @ 0x2bc0000 │ │ │ │ @ instruction: 0xe7d46032 │ │ │ │ ldrb r2, [r0, r0, lsl #4] │ │ │ │ - stc 7, cr15, [sl, #-804] @ 0xfffffcdc │ │ │ │ - @ instruction: 0x001b97fc │ │ │ │ - eorseq r3, r8, sl, asr #23 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r3, [r8], -r8 │ │ │ │ - andseq r9, fp, r8, ror #15 │ │ │ │ - andseq r9, fp, r6, lsr #16 │ │ │ │ + stcl 7, cr15, [r2, #-804] @ 0xfffffcdc │ │ │ │ + andseq r9, fp, r0, lsl r7 │ │ │ │ + eorseq r3, r8, sl, lsr ip │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r3, r8, r8, lsr #24 │ │ │ │ + @ instruction: 0x001b96fc │ │ │ │ + andseq r9, fp, sl, lsr r7 │ │ │ │ andeq r7, r0, pc, lsl #10 │ │ │ │ @ instruction: 0xffffc86f │ │ │ │ @ instruction: 0x000082bb │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ @ instruction: 0xffffcaa7 │ │ │ │ @ instruction: 0xffffcb9d │ │ │ │ - eorseq r3, r8, r2, lsr r9 │ │ │ │ - andseq r9, fp, lr, ror #10 │ │ │ │ + eorseq r3, r8, r2, lsr #19 │ │ │ │ + andseq r9, fp, r2, lsl #9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 6d932c <__read_chk@plt+0x673f58> │ │ │ │ + bleq 6d92bc <__read_chk@plt+0x673ee8> │ │ │ │ @ instruction: 0x46054abf │ │ │ │ @ instruction: 0xf2ad4bbf │ │ │ │ ldrbtmi r4, [sl], #-3524 @ 0xfffff23c │ │ │ │ ldmibmi lr!, {r3, r5, r7, r9, sl, lr} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbvs lr!, {r0, sp} │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ stcge 15, cr4, [r5], {187} @ 0xbb │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f34bc │ │ │ │ @ instruction: 0xf8cd0300 │ │ │ │ @ instruction: 0xf1479010 │ │ │ │ - ldrbtmi pc, [pc], #-4017 @ 9b030 <__read_chk@plt+0x35c5c> @ │ │ │ │ - blx fed573c4 <__read_chk@plt+0xfecf1ff0> │ │ │ │ + ldrbtmi pc, [pc], #-3929 @ 9afc0 <__read_chk@plt+0x35bec> @ │ │ │ │ + blx fed57354 <__read_chk@plt+0xfecf1f80> │ │ │ │ strbmi r2, [r9], -r4, lsr #5 │ │ │ │ - blls ff21915c <__read_chk@plt+0xff1b3d88> │ │ │ │ + blls ff2190ec <__read_chk@plt+0xff1b3d18> │ │ │ │ @ instruction: 0xf10da806 │ │ │ │ @ instruction: 0xf7c90a10 │ │ │ │ - blmi fed15830 <__read_chk@plt+0xfecb045c> │ │ │ │ + blmi fed158a0 <__read_chk@plt+0xfecb04cc> │ │ │ │ andge pc, r8, r4, asr #17 │ │ │ │ eorvs r2, r6, r5, lsl #4 │ │ │ │ @ instruction: 0xf8b44648 │ │ │ │ @ instruction: 0xf857c08c │ │ │ │ - blmi fec03068 <__read_chk@plt+0xfeb9dc94> │ │ │ │ + blmi fec02ff8 <__read_chk@plt+0xfeb9dc24> │ │ │ │ stclvc 4, cr15, [r9], {44} @ 0x2c │ │ │ │ ldrbtmi r4, [fp], #-2476 @ 0xfffff654 │ │ │ │ addscc pc, r4, r4, asr #17 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ @ instruction: 0xf89e5e40 │ │ │ │ @ instruction: 0xf89e3129 │ │ │ │ vorr.i32 d30, #181 @ 0x000000b5 │ │ │ │ @ instruction: 0xf00e0340 │ │ │ │ subseq r0, fp, r1, lsl #28 │ │ │ │ orrvc pc, r8, #1124073472 @ 0x43000000 │ │ │ │ bicne lr, lr, #274432 @ 0x43000 │ │ │ │ movweq lr, #51779 @ 0xca43 │ │ │ │ addcc pc, ip, r4, lsr #17 │ │ │ │ - stc 7, cr15, [sl, #-804] @ 0xfffffcdc │ │ │ │ + stcl 7, cr15, [r2, #-804] @ 0xfffffcdc │ │ │ │ stmibmi r0!, {r0, r1, r2, r3, r4, r7, r8, r9, fp, lr} │ │ │ │ @ instruction: 0xf8c42201 │ │ │ │ strbmi r0, [r8], -r0, lsr #1 │ │ │ │ adccs pc, r4, r4, asr #17 │ │ │ │ ldmpl fp!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c42205 │ │ │ │ @ instruction: 0xf7c93098 │ │ │ │ - blmi fe7564a8 <__read_chk@plt+0xfe6f10d4> │ │ │ │ + blmi fe756518 <__read_chk@plt+0xfe6f1144> │ │ │ │ addseq pc, ip, r4, asr #17 │ │ │ │ ldmpl fp!, {r6, r9, sl, lr}^ │ │ │ │ addscc pc, r0, r4, asr #17 │ │ │ │ ldc2 0, cr15, [sl, #-736] @ 0xfffffd20 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf04f8088 │ │ │ │ stmdavs fp!, {r0, r8, fp} │ │ │ │ cmple r6, r0, lsl #22 │ │ │ │ stmdapl r0, {r0, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ - beq 3d7514 <__read_chk@plt+0x372140> │ │ │ │ + beq 3d74a4 <__read_chk@plt+0x3720d0> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf898d168 │ │ │ │ eorvs r3, r6, fp, lsl r1 │ │ │ │ strle r0, [lr, #-1883] @ 0xfffff8a5 │ │ │ │ ldrbcc pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldrdcc pc, [r4, #131] @ 0x83 │ │ │ │ @@ -55120,549 +55092,549 @@ │ │ │ │ movtlt r0, #32768 @ 0x8000 │ │ │ │ addcs pc, r0, #216, 16 @ 0xd80000 │ │ │ │ smlalscc pc, pc, r8, r8 @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ rscscc pc, pc, r8, lsl #17 │ │ │ │ ldmdavs r0, {r1, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ - blx 1357186 <__read_chk@plt+0x12f1db2> │ │ │ │ + blx 1357116 <__read_chk@plt+0x12f1d42> │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ stmdavs r0, {r1, r5, r7, fp, sp, lr} │ │ │ │ tstlt sl, r1, lsr #16 │ │ │ │ - blcs b51a0 <__read_chk@plt+0x4fdcc> │ │ │ │ + blcs b5130 <__read_chk@plt+0x4fd5c> │ │ │ │ andcs fp, r0, #8, 30 │ │ │ │ @ instruction: 0xf0e62300 │ │ │ │ stmdacs r1, {r0, r1, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmiavs r3!, {r1, r2, r4, r5, ip, lr, pc} │ │ │ │ andcs fp, r0, #-1073741822 @ 0xc0000002 │ │ │ │ @ instruction: 0x4650601a │ │ │ │ ldc2l 1, cr15, [lr], #200 @ 0xc8 │ │ │ │ smlalscc pc, pc, r8, r8 @ │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ rscscc pc, pc, r8, lsl #17 │ │ │ │ - blcs b5230 <__read_chk@plt+0x4fe5c> │ │ │ │ + blcs b51c0 <__read_chk@plt+0x4fdec> │ │ │ │ stmiavs r3!, {r2, r3, r5, r7, ip, lr, pc} │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf12ab108 │ │ │ │ - blmi 19da2c8 <__read_chk@plt+0x1974ef4> │ │ │ │ + blmi 19da258 <__read_chk@plt+0x1974e84> │ │ │ │ ldrbtmi r4, [fp], #-2660 @ 0xfffff59c │ │ │ │ - blmi 16f3348 <__read_chk@plt+0x168df74> │ │ │ │ + blmi 16f32d8 <__read_chk@plt+0x168df04> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrhmi r3, [sl], #-76 @ 0xffffffb4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ stclmi 2, cr15, [r4, #52] @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x46304b5c │ │ │ │ ldmpl fp!, {r0, r9, sp}^ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ - blx ff4d91be <__read_chk@plt+0xff473dea> │ │ │ │ + blx ff4d914e <__read_chk@plt+0xff473d7a> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ ldrb sp, [sl, fp, lsl #3] │ │ │ │ @ instruction: 0xf0d668e8 │ │ │ │ - blmi 1659474 <__read_chk@plt+0x15f40a0> │ │ │ │ + blmi 1659404 <__read_chk@plt+0x15f4030> │ │ │ │ strdvs r5, [fp], -fp @ │ │ │ │ @ instruction: 0xf895e7c1 │ │ │ │ - blcs 1f674f8 <__read_chk@plt+0x1f02124> │ │ │ │ + blcs 1f67488 <__read_chk@plt+0x1f020b4> │ │ │ │ @ instruction: 0xf895d105 │ │ │ │ - blcs 1fe7504 <__read_chk@plt+0x1f82130> │ │ │ │ + blcs 1fe7494 <__read_chk@plt+0x1f820c0> │ │ │ │ strbmi fp, [fp, #-3864] @ 0xfffff0e8 │ │ │ │ @ instruction: 0x4640d170 │ │ │ │ ldc2l 1, cr15, [r8, #264]! @ 0x108 │ │ │ │ mcrcs 1, 0, fp, cr0, cr0, {2} │ │ │ │ svcge 0x0067f43f │ │ │ │ - blcs b53d0 <__read_chk@plt+0x4fffc> │ │ │ │ + blcs b5360 <__read_chk@plt+0x4ff8c> │ │ │ │ svcge 0x0063f43f │ │ │ │ - blcs 1f79278 <__read_chk@plt+0x1f13ea4> │ │ │ │ + blcs 1f79208 <__read_chk@plt+0x1f13e34> │ │ │ │ svcge 0x005ff47f │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ stmibeq r5, {r0, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7c94648 │ │ │ │ - ldmdacs lr!, {r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdacs lr!, {r3, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf505d960 │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ - bcs a3600 <__read_chk@plt+0x3e22c> │ │ │ │ + bcs a3590 <__read_chk@plt+0x3e1bc> │ │ │ │ @ instruction: 0xf894db04 │ │ │ │ ldreq r2, [r2, ip, lsl #1] │ │ │ │ svcge 0x004bf57f │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ addeq pc, r0, #34 @ 0x22 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ ldrhtge pc, [r0], r6 @ │ │ │ │ svceq 0x0040f01a │ │ │ │ @ instruction: 0xf01ad13f │ │ │ │ movwls r0, #4866 @ 0x1302 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ biclt r7, r1, #102400 @ 0x19000 │ │ │ │ @ instruction: 0xf7ca4640 │ │ │ │ - strmi lr, [r1], sl, asr #16 │ │ │ │ + strmi lr, [r1], r2, lsl #17 │ │ │ │ @ instruction: 0xf10db398 │ │ │ │ - bl feade15c <__read_chk@plt+0xfea78d88> │ │ │ │ + bl feade0ec <__read_chk@plt+0xfea78d18> │ │ │ │ vpmax.s8 d16, d0, d8 │ │ │ │ ldrmi r3, [sl, #1023] @ 0x3ff │ │ │ │ svclt 0x00284641 │ │ │ │ @ instruction: 0x4658469a │ │ │ │ @ instruction: 0xf1094652 │ │ │ │ @ instruction: 0xf7c90801 │ │ │ │ - blls 116ed8 <__read_chk@plt+0xb1b04> │ │ │ │ + blls 116f48 <__read_chk@plt+0xb1b74> │ │ │ │ @ instruction: 0xf80b2200 │ │ │ │ ldrbmi r3, [r9], -sl │ │ │ │ ldrtmi r6, [r0], -r3, lsr #17 │ │ │ │ ldc2l 0, cr15, [r8, #848] @ 0x350 │ │ │ │ ldrbmi r4, [r1], -r2, lsl #13 │ │ │ │ @ instruction: 0xf0d24630 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ @ instruction: 0xf89a4640 │ │ │ │ - bvc 6e32d4 <__read_chk@plt+0x67df00> │ │ │ │ + bvc 6e3264 <__read_chk@plt+0x67de90> │ │ │ │ rsbseq pc, pc, #98 @ 0x62 │ │ │ │ andscc pc, r8, sl, asr #17 │ │ │ │ andcs pc, r9, sl, lsl #17 │ │ │ │ andne pc, r8, sl, lsl #17 │ │ │ │ andge pc, r0, r6, asr #17 │ │ │ │ - ldmda r6, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda lr, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04fd1cd │ │ │ │ ldrbt r0, [lr], r0, lsl #18 │ │ │ │ @ instruction: 0xf105217d │ │ │ │ @ instruction: 0xf7ca00c7 │ │ │ │ - stmdacs r0, {r2, r3, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r6, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xe786d196 │ │ │ │ addcs r4, r0, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xf7c9a808 │ │ │ │ - movwcs lr, #3808 @ 0xee0 │ │ │ │ + movwcs lr, #3864 @ 0xf18 │ │ │ │ addcc pc, fp, r4, lsl #17 │ │ │ │ @ instruction: 0xf7c9e795 │ │ │ │ - svclt 0x0000eb62 │ │ │ │ - eorseq r3, r8, lr, ror r8 │ │ │ │ + svclt 0x0000eb9a │ │ │ │ + eorseq r3, r8, lr, ror #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r9, fp, sl, lsl #10 │ │ │ │ - eorseq r3, r8, r6, asr r8 │ │ │ │ + andseq r9, fp, lr, lsl r4 │ │ │ │ + eorseq r3, r8, r6, asr #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffc33b │ │ │ │ - eoreq r3, r8, r8, lsr pc │ │ │ │ + eoreq r3, r8, ip, asr #28 │ │ │ │ andeq r1, r0, ip, asr #3 │ │ │ │ - mulseq fp, r8, r4 │ │ │ │ + andseq r9, fp, ip, lsr #7 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ @ instruction: 0xfffffe53 │ │ │ │ - eorseq r3, r8, r8, ror #13 │ │ │ │ + eorseq r3, r8, r8, asr r7 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf253c <__read_chk@plt+0xfeb8d168> │ │ │ │ + bl febf24cc <__read_chk@plt+0xfeb8d0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi b1f044 <__read_chk@plt+0xab9c70> │ │ │ │ - blmi b2cb7c <__read_chk@plt+0xac77a8> │ │ │ │ + bmi b1efd4 <__read_chk@plt+0xab9c00> │ │ │ │ + blmi b2cb0c <__read_chk@plt+0xac7738> │ │ │ │ ldrbtmi fp, [sl], #-172 @ 0xffffff54 │ │ │ │ strmi r4, [r6], -r9, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ ldmpl r3, {r3, r5, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ @ instruction: 0xf1470300 │ │ │ │ - adccs pc, r4, #336 @ 0x150 │ │ │ │ + adccs pc, r4, #12096 @ 0x2f40 │ │ │ │ stmdage r2, {r8, sp} │ │ │ │ - stmda r4!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 96d7fc <__read_chk@plt+0x908428> │ │ │ │ + ldm ip, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blmi 96d78c <__read_chk@plt+0x9083b8> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ @ instruction: 0x93269501 │ │ │ │ - bl fe5d92a8 <__read_chk@plt+0xfe573ed4> │ │ │ │ + bl ff3d9238 <__read_chk@plt+0xff373e64> │ │ │ │ @ instruction: 0x932a2301 │ │ │ │ andcs r4, r5, #30720 @ 0x7800 │ │ │ │ andcs r9, r0, r9, lsr #32 │ │ │ │ stmiapl r3!, {r0, r2, r3, r4, r8, fp, lr}^ │ │ │ │ @ instruction: 0x93274479 │ │ │ │ - bl fe2d92c0 <__read_chk@plt+0xfe273eec> │ │ │ │ + bl ff0d9250 <__read_chk@plt+0xff073e7c> │ │ │ │ stmdbge r1, {r0, r1, r3, r4, r8, r9, fp, lr} │ │ │ │ ldrtmi r9, [r0], -r8, lsr #32 │ │ │ │ eorls r5, r5, #14811136 @ 0xe20000 │ │ │ │ @ instruction: 0xf89d4b19 │ │ │ │ strls r2, [r1, #-144] @ 0xffffff70 │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ addscs pc, r0, sp, lsl #17 │ │ │ │ stmdavs r3!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf7ff689d │ │ │ │ stmdavs r3!, {r0, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ addsvs r4, sp, r4, lsl #12 │ │ │ │ strmi fp, [r8, r5, lsl #2]! │ │ │ │ - blmi 2adc14 <__read_chk@plt+0x248840> │ │ │ │ + blmi 2adba4 <__read_chk@plt+0x2487d0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b75440 <__read_chk@plt+0xb1006c> │ │ │ │ + blls b753d0 <__read_chk@plt+0xb0fffc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ eorlt r4, ip, r0, lsr #12 │ │ │ │ @ instruction: 0xf7c9bd70 │ │ │ │ - svclt 0x0000eaea │ │ │ │ - eorseq r3, r8, sl, lsr r5 │ │ │ │ + svclt 0x0000eb22 │ │ │ │ + eorseq r3, r8, sl, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r9, fp, r2, lsl #4 │ │ │ │ - eorseq r3, r8, ip, lsr #10 │ │ │ │ - andseq r9, fp, r2, lsl #4 │ │ │ │ + andseq r9, fp, r6, lsl r1 │ │ │ │ + mlaseq r8, ip, r5, r3 │ │ │ │ + andseq r9, fp, r6, lsl r1 │ │ │ │ @ instruction: 0xffffcc0f │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ - andseq r9, fp, r0, lsl #4 │ │ │ │ + andseq r9, fp, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrhteq r3, [r8], -r4 │ │ │ │ + eorseq r3, r8, r4, lsr #10 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ - bmi aece70 <__read_chk@plt+0xa87a9c> │ │ │ │ - blmi aecca8 <__read_chk@plt+0xa878d4> │ │ │ │ + bmi aece00 <__read_chk@plt+0xa87a2c> │ │ │ │ + blmi aecc38 <__read_chk@plt+0xa87864> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ addlt r8, r5, r4, lsr #1 │ │ │ │ ldrbtmi r4, [r8], #1543 @ 0x607 │ │ │ │ ldmpl r3, {r2, r4, r5, fp, sp, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ and r0, pc, r0, lsl #6 │ │ │ │ umullcs pc, ip, r5, r8 @ │ │ │ │ andeq pc, r2, #18 │ │ │ │ - blmi 90f8c4 <__read_chk@plt+0x8aa4f0> │ │ │ │ + blmi 90f854 <__read_chk@plt+0x8aa480> │ │ │ │ @ instruction: 0xf8586830 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ @ instruction: 0xf7fd4619 │ │ │ │ strmi pc, [r4], -r1, lsl #21 │ │ │ │ orrlt r6, r0, r0, lsr r0 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf7ff602c │ │ │ │ andls pc, r2, fp, lsl #24 │ │ │ │ stmdavs fp!, {r3, r4, r5, r7, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d3b13b │ │ │ │ - bcs a3794 <__read_chk@plt+0x3e3c0> │ │ │ │ + bcs a3724 <__read_chk@plt+0x3e350> │ │ │ │ @ instruction: 0xf8d3d1e2 │ │ │ │ - blcs a77ac <__read_chk@plt+0x423d8> │ │ │ │ + blcs a773c <__read_chk@plt+0x42368> │ │ │ │ ldrdcs sp, [r0], -lr │ │ │ │ - blmi 4adce0 <__read_chk@plt+0x44890c> │ │ │ │ + blmi 4adc70 <__read_chk@plt+0x44889c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 175504 <__read_chk@plt+0x110130> │ │ │ │ + blls 175494 <__read_chk@plt+0x1100c0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stmdavs r1, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf7c94648 │ │ │ │ - movwcs lr, #3580 @ 0xdfc │ │ │ │ + movwcs lr, #3636 @ 0xe34 │ │ │ │ @ instruction: 0xf889a802 │ │ │ │ @ instruction: 0xf13233ff │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r2, r3, r1 │ │ │ │ @ instruction: 0xf7c9e7e2 │ │ │ │ - svclt 0x0000ea78 │ │ │ │ - eorseq r3, r8, r4, asr r4 │ │ │ │ + svclt 0x0000eab0 │ │ │ │ + eorseq r3, r8, r4, asr #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r8, sl, asr #8 │ │ │ │ + ldrhteq r3, [r8], -sl │ │ │ │ andeq r1, r0, r4, lsl #3 │ │ │ │ - ldrshteq r3, [r8], -r0 │ │ │ │ + eorseq r3, r8, r0, ror #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr8, cr12, {6} │ │ │ │ - bmi 18acd54 <__read_chk@plt+0x1847980> │ │ │ │ - blmi 18acd74 <__read_chk@plt+0x18479a0> │ │ │ │ + bmi 18acce4 <__read_chk@plt+0x1847910> │ │ │ │ + blmi 18acd04 <__read_chk@plt+0x1847930> │ │ │ │ rsclt r4, r5, sl, ror r4 │ │ │ │ @ instruction: 0xf10d460d │ │ │ │ ldmdbmi lr, {r2, r3, r8, r9, fp}^ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ pkhtbmi r5, r2, r3, asr #17 │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ ldmdavs fp, {r2, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f9363 │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ @ instruction: 0xf8cb8164 │ │ │ │ @ instruction: 0xf1479000 │ │ │ │ - adccs pc, r4, #3264 @ 0xcc0 │ │ │ │ + adccs pc, r4, #56064 @ 0xdb00 │ │ │ │ stmdage r5, {r0, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c844f8 │ │ │ │ - stmdavs fp!, {r1, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ cdpcs 0, 0, cr6, cr0, cr3, {1} │ │ │ │ - blmi 154fa70 <__read_chk@plt+0x14ea69c> │ │ │ │ + blmi 154fa00 <__read_chk@plt+0x14ea62c> │ │ │ │ @ instruction: 0xf8944630 │ │ │ │ ldmdbmi r1, {r2, r3, r7, sp}^ │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fc, r3 @ │ │ │ │ movteq pc, #963 @ 0x3c3 @ │ │ │ │ subeq pc, r1, #-1946157055 @ 0x8c000001 │ │ │ │ @ instruction: 0xf8844b4b │ │ │ │ andcs r2, r5, #140 @ 0x8c │ │ │ │ @ instruction: 0xf8c4447b │ │ │ │ @ instruction: 0xf7c93094 │ │ │ │ - blmi 12d5fec <__read_chk@plt+0x1270c18> │ │ │ │ + blmi 12d605c <__read_chk@plt+0x1270c88> │ │ │ │ adceq pc, r0, r4, asr #17 │ │ │ │ stmdbmi r7, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf8c44630 │ │ │ │ andcs r2, r5, #164 @ 0xa4 │ │ │ │ @ instruction: 0xf8584479 │ │ │ │ @ instruction: 0xf8c43003 │ │ │ │ @ instruction: 0xf7c93098 │ │ │ │ - blmi 1155fcc <__read_chk@plt+0x10f0bf8> │ │ │ │ + blmi 115603c <__read_chk@plt+0x10f0c68> │ │ │ │ addseq pc, ip, r4, asr #17 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ addscc pc, r0, r4, asr #17 │ │ │ │ strtmi r4, [r1], -fp, lsr #12 │ │ │ │ @ instruction: 0x4650463a │ │ │ │ @ instruction: 0xff36f7ff │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ tstlt fp, r4, lsl #12 │ │ │ │ ldrbmi r2, [r8], -r1, lsl #2 │ │ │ │ @ instruction: 0xf872f0d3 │ │ │ │ - blmi c6dea0 <__read_chk@plt+0xc08acc> │ │ │ │ + blmi c6de30 <__read_chk@plt+0xc08a5c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1975630 <__read_chk@plt+0x191025c> │ │ │ │ + blls 19755c0 <__read_chk@plt+0x19101ec> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r0, r0, lsl #6 │ │ │ │ rsblt r4, r5, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #819200 @ 0xc8000 │ │ │ │ @ instruction: 0x46484b32 │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ addscc pc, r4, r4, asr #17 │ │ │ │ - b 18d9510 <__read_chk@plt+0x187413c> │ │ │ │ + b fe6d94a0 <__read_chk@plt+0xfe6740cc> │ │ │ │ @ instruction: 0xf8c44b29 │ │ │ │ andcs r0, r1, #160 @ 0xa0 │ │ │ │ strbmi r4, [r8], -sp, lsr #18 │ │ │ │ adccs pc, r4, r4, asr #17 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ addscc pc, r8, r4, asr #17 │ │ │ │ - b 14d9530 <__read_chk@plt+0x147415c> │ │ │ │ + b fe2d94c0 <__read_chk@plt+0xfe2740ec> │ │ │ │ @ instruction: 0xf8c44b23 │ │ │ │ @ instruction: 0xf858009c │ │ │ │ @ instruction: 0xf8c43003 │ │ │ │ ldmdavc fp!, {r4, r7, ip, sp} │ │ │ │ adcsle r2, pc, r0, lsl #22 │ │ │ │ @ instruction: 0xf0b84638 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r9!, {r1, r3, r4, r5, r7, ip, lr, pc} │ │ │ │ ldrhtcc pc, [r0], r1 @ │ │ │ │ strle r0, [ip, #-1947] @ 0xfffff865 │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - b e59564 <__read_chk@plt+0xdf4190> │ │ │ │ + b 1c594f4 <__read_chk@plt+0x1bf4120> │ │ │ │ strmi r4, [r3], -r9, asr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf918f068 │ │ │ │ stcge 7, cr14, [lr, #-672]! @ 0xfffffd60 │ │ │ │ @ instruction: 0x462a465b │ │ │ │ @ instruction: 0x96004638 │ │ │ │ @ instruction: 0xf892f7fd │ │ │ │ umullcc pc, ip, r4, r8 @ │ │ │ │ strtmi r6, [r5], -r5, lsr #32 │ │ │ │ cmppeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ cmppeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ addcc pc, ip, r4, lsl #17 │ │ │ │ @ instruction: 0xf7c9e796 │ │ │ │ - svclt 0x0000e9a4 │ │ │ │ - eorseq r3, r8, r8, lsl #7 │ │ │ │ + svclt 0x0000e9dc │ │ │ │ + ldrshteq r3, [r8], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrheq r9, [fp], -r0 │ │ │ │ - eorseq r3, r8, r4, asr r3 │ │ │ │ + andseq r8, fp, r4, asr #31 │ │ │ │ + eorseq r3, r8, r4, asr #7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq fp, r8, r0 │ │ │ │ + andseq r8, fp, ip, lsr #31 │ │ │ │ @ instruction: 0xffffbe35 │ │ │ │ andeq r0, r0, r0, asr #30 │ │ │ │ - andseq r9, fp, r4, ror r0 │ │ │ │ + andseq r8, fp, r8, lsl #31 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ - eorseq r3, r8, r4, asr #5 │ │ │ │ - andseq r9, fp, r4 │ │ │ │ + eorseq r3, r8, r4, lsr r3 │ │ │ │ + andseq r8, fp, r8, lsl pc │ │ │ │ @ instruction: 0xffffbdbb │ │ │ │ - @ instruction: 0x001b8ffa │ │ │ │ - @ instruction: 0x001b8fda │ │ │ │ + andseq r8, fp, lr, lsl #30 │ │ │ │ + andseq r8, fp, lr, ror #29 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 4, cr15, cr8, cr12, {6} │ │ │ │ - bmi 142d108 <__read_chk@plt+0x13c7d34> │ │ │ │ - blmi 142d130 <__read_chk@plt+0x13c7d5c> │ │ │ │ + bmi 142d098 <__read_chk@plt+0x13c7cc4> │ │ │ │ + blmi 142d0c0 <__read_chk@plt+0x13c7cec> │ │ │ │ rsclt r4, r5, sl, ror r4 │ │ │ │ @ instruction: 0xf10d460e │ │ │ │ stmdbmi ip, {r2, r3, r8, r9, fp}^ │ │ │ │ ldmpl r3, {r8, r9, sl, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1666 @ 0xfffff97e │ │ │ │ stcge 0, cr2, [r4], {1} │ │ │ │ cmnls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8cb4d47 │ │ │ │ @ instruction: 0xf1477000 │ │ │ │ - adccs pc, r4, #19712 @ 0x4d00 │ │ │ │ + adccs pc, r4, #250880 @ 0x3d400 │ │ │ │ stmdage r5, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7c8447d │ │ │ │ - blmi 1197174 <__read_chk@plt+0x1131da0> │ │ │ │ + blmi 11971e4 <__read_chk@plt+0x1131e10> │ │ │ │ @ instruction: 0x46386832 │ │ │ │ @ instruction: 0xf8946022 │ │ │ │ stmiapl fp!, {r2, r3, r7, sp}^ │ │ │ │ ldmdavs fp, {r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d25 │ │ │ │ vcgt.u32 q8, , q0 │ │ │ │ - blmi f9c02c <__read_chk@plt+0xf36c58> │ │ │ │ + blmi f9bfbc <__read_chk@plt+0xf36be8> │ │ │ │ addcs pc, ip, r4, lsl #17 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ addscc pc, r4, r4, asr #17 │ │ │ │ - ldmib sl!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r2!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8c44b38 │ │ │ │ andcs r0, r2, #160 @ 0xa0 │ │ │ │ @ instruction: 0x46384937 │ │ │ │ adccs pc, r4, r4, asr #17 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf8c458eb │ │ │ │ @ instruction: 0xf7c93098 │ │ │ │ - blmi d95e08 <__read_chk@plt+0xd30a34> │ │ │ │ + blmi d95e78 <__read_chk@plt+0xd30aa4> │ │ │ │ addseq pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf8c458eb │ │ │ │ @ instruction: 0xf1b93090 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ mulcc r0, r8, r8 │ │ │ │ @ instruction: 0x4633b9db │ │ │ │ strbmi r4, [r2], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ @ instruction: 0xf8dbfe4f │ │ │ │ strmi r3, [r4], -r0 │ │ │ │ tstcs r1, fp, lsl r1 │ │ │ │ @ instruction: 0xf0d24658 │ │ │ │ - bmi a9b5b8 <__read_chk@plt+0xa361e4> │ │ │ │ + bmi a9b548 <__read_chk@plt+0xa36174> │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -sp, lsr #2 │ │ │ │ pop {r0, r2, r5, r6, ip, sp, pc} │ │ │ │ @ instruction: 0x46408ff0 │ │ │ │ @ instruction: 0xf9a8f0b8 │ │ │ │ sbcsle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf8b16831 │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ ldmdbmi ip, {r2, r3, r8, sl, ip, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c94479 │ │ │ │ - @ instruction: 0x4639e974 │ │ │ │ + ldrtmi lr, [r9], -ip, lsr #19 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0682004 │ │ │ │ @ instruction: 0xe7ccf855 │ │ │ │ ldrbmi sl, [fp], -lr, lsr #26 │ │ │ │ strbmi r4, [r0], -sl, lsr #12 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf7fc4626 │ │ │ │ @ instruction: 0xf894ffcd │ │ │ │ eorvs r3, r5, ip, lsl #1 │ │ │ │ cmppeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ cmppeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ addcc pc, ip, r4, lsl #17 │ │ │ │ @ instruction: 0xf7c9e7b9 │ │ │ │ - svclt 0x0000e8e0 │ │ │ │ - ldrhteq r3, [r8], -r8 │ │ │ │ + svclt 0x0000e918 │ │ │ │ + eorseq r3, r8, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, fp, r6, ror #30 │ │ │ │ - eorseq r3, r8, r8, lsl #3 │ │ │ │ + andseq r8, fp, sl, ror lr │ │ │ │ + ldrshteq r3, [r8], -r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, fp, r4, asr pc │ │ │ │ + andseq r8, fp, r8, ror #28 │ │ │ │ @ instruction: 0xffffbc6f │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ - andseq r8, fp, r2, lsr pc │ │ │ │ + andseq r8, fp, r6, asr #28 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ - ldrshteq r3, [r8], -r6 │ │ │ │ - andseq r8, fp, r4, asr lr │ │ │ │ + eorseq r3, r8, r6, ror #2 │ │ │ │ + andseq r8, fp, r8, ror #26 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf2a38 <__read_chk@plt+0xfeb8d664> │ │ │ │ + bl febf29c8 <__read_chk@plt+0xfeb8d5f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ sasxmi r0, r7, r8 │ │ │ │ - blmi 96e0cc <__read_chk@plt+0x908cf8> │ │ │ │ + blmi 96e05c <__read_chk@plt+0x908c88> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ adclt r4, sp, r2, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ ldmpl r3, {r0, sp}^ │ │ │ │ ldmdavs fp, {r5, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ @ instruction: 0xf1470300 │ │ │ │ - adccs pc, r4, #154624 @ 0x25c00 │ │ │ │ + adccs pc, r4, #64512 @ 0xfc00 │ │ │ │ stmdage r2, {r8, sp} │ │ │ │ @ instruction: 0xf7c8447c │ │ │ │ - blmi 797008 <__read_chk@plt+0x731c34> │ │ │ │ + blmi 797078 <__read_chk@plt+0x731ca4> │ │ │ │ andcs r4, r5, #442368 @ 0x6c000 │ │ │ │ andcs r4, r0, fp, ror r4 │ │ │ │ @ instruction: 0x93264479 │ │ │ │ movwls r6, #6187 @ 0x182b │ │ │ │ - ldmdb r4, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r1, #23552 @ 0x5c00 │ │ │ │ andcs r9, r0, r9, lsr #32 │ │ │ │ andcs r9, r5, #-1610612734 @ 0xa0000002 │ │ │ │ stmiapl r3!, {r0, r2, r4, r8, fp, lr}^ │ │ │ │ @ instruction: 0x93274479 │ │ │ │ - stmdb r8, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r0, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldcmi 6, cr4, [r3, #-172] @ 0xffffff54 │ │ │ │ eorls r4, r8, sl, lsr r6 │ │ │ │ ldrtmi sl, [r0], -r1, lsl #18 │ │ │ │ strtls r5, [r5], #-2404 @ 0xfffff69c │ │ │ │ ldc2 7, cr15, [r4, #1020]! @ 0x3fc │ │ │ │ - blmi 26e0f0 <__read_chk@plt+0x208d1c> │ │ │ │ + blmi 26e080 <__read_chk@plt+0x208cac> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b75924 <__read_chk@plt+0xb10550> │ │ │ │ + blls b758b4 <__read_chk@plt+0xb104e0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #180]! @ 0xb4 │ │ │ │ - ldmda r8!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r3, r8, lr, lsr r0 │ │ │ │ + ldm r0!, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r3, r8, lr, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, fp, r2, asr lr │ │ │ │ - eorseq r3, r8, ip, lsl r0 │ │ │ │ + andseq r8, fp, r6, ror #26 │ │ │ │ + eorseq r3, r8, ip, lsl #1 │ │ │ │ @ instruction: 0xffffc715 │ │ │ │ - andseq r8, fp, ip, asr #28 │ │ │ │ + andseq r8, fp, r0, ror #26 │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ - andseq r8, fp, r4, asr #28 │ │ │ │ + andseq r8, fp, r8, asr sp │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ - ldrsbteq r2, [r8], -r0 │ │ │ │ + eorseq r3, r8, r0, asr #32 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq cd9c34 <__read_chk@plt+0xc74860> │ │ │ │ + bleq cd9bc4 <__read_chk@plt+0xc747f0> │ │ │ │ @ instruction: 0xf5ad4a65 │ │ │ │ - blmi 19f6f68 <__read_chk@plt+0x1991b94> │ │ │ │ + blmi 19f6ef8 <__read_chk@plt+0x1991b24> │ │ │ │ ldrbtmi r2, [sl], #-1 │ │ │ │ @ instruction: 0x4e654964 │ │ │ │ ldrbtmi sl, [r9], #-3331 @ 0xfffff2fd │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r5, [lr], #-2259 @ 0xfffff72d │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f34b4 │ │ │ │ @ instruction: 0xf1470300 │ │ │ │ - blmi 189a5f4 <__read_chk@plt+0x1835220> │ │ │ │ + blmi 189a424 <__read_chk@plt+0x1835050> │ │ │ │ ldmdavs r8!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx febd7ad6 <__read_chk@plt+0xfeb72702> │ │ │ │ - blx ff557ad8 <__read_chk@plt+0xff4f2704> │ │ │ │ + blx febd7a66 <__read_chk@plt+0xfeb72692> │ │ │ │ + blx ff557a68 <__read_chk@plt+0xff4f2694> │ │ │ │ smlatbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7c84628 │ │ │ │ - ldmdavs fp!, {r1, r3, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ umullcs pc, ip, r5, r8 @ │ │ │ │ @ instruction: 0xf5032000 │ │ │ │ ldmdbmi r7, {r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf8934479 │ │ │ │ vaddw.u8 , , d25 │ │ │ │ vcgt.u32 q8, , q0 │ │ │ │ - blmi 159c268 <__read_chk@plt+0x1536e94> │ │ │ │ + blmi 159c1f8 <__read_chk@plt+0x1536e24> │ │ │ │ addcs pc, ip, r5, lsl #17 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ addscc pc, r4, r5, asr #17 │ │ │ │ - ldm ip, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r1, #80, 22 @ 0x14000 │ │ │ │ stmib r5, {r4, r6, r8, fp, lr}^ │ │ │ │ andcs r0, r5, #40, 4 @ 0x80000002 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ @ instruction: 0xf8c558f3 │ │ │ │ @ instruction: 0xf7c93098 │ │ │ │ - blmi 13d5bd0 <__read_chk@plt+0x13707fc> │ │ │ │ + blmi 13d5c40 <__read_chk@plt+0x137086c> │ │ │ │ addseq pc, ip, r5, asr #17 │ │ │ │ @ instruction: 0xf8c558f3 │ │ │ │ ldmdavs fp!, {r4, r7, ip, sp} │ │ │ │ @ instruction: 0xf0d268d8 │ │ │ │ eorvs pc, r8, fp, ror #27 │ │ │ │ @ instruction: 0xf895e00c │ │ │ │ @ instruction: 0xf012208c │ │ │ │ @@ -55676,15 +55648,15 @@ │ │ │ │ stmdavs r8!, {r2, r9, sl, lr} │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ teqlt r8, r4, asr #19 │ │ │ │ ldrdcc pc, [r4], #128 @ 0x80 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ ldrdcc pc, [r8], #128 @ 0x80 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - blmi c2e2c8 <__read_chk@plt+0xbc8ef4> │ │ │ │ + blmi c2e258 <__read_chk@plt+0xbc8e84> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrhmi r3, [sl], #-68 @ 0xffffffbc │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -lr, asr #2 │ │ │ │ ldcvs 5, cr15, [r7, #52] @ 0x34 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @@ -55698,140 +55670,140 @@ │ │ │ │ ldrhtcc pc, [r0], r1 @ │ │ │ │ strtle r0, [fp], #-1883 @ 0xfffff8a5 │ │ │ │ stcge 6, cr4, [sp], #-136 @ 0xffffff78 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf0b74620 │ │ │ │ stmdavc r3!, {r0, r1, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstle r4, fp, ror fp │ │ │ │ - blcs b9bcc <__read_chk@plt+0x547f8> │ │ │ │ - blcs 200b6a4 <__read_chk@plt+0x1fa62d0> │ │ │ │ + blcs b9b5c <__read_chk@plt+0x54788> │ │ │ │ + blcs 200b634 <__read_chk@plt+0x1fa6260> │ │ │ │ @ instruction: 0x4620d115 │ │ │ │ @ instruction: 0xf9cef142 │ │ │ │ - blmi 88a150 <__read_chk@plt+0x824d7c> │ │ │ │ + blmi 88a0e0 <__read_chk@plt+0x824d0c> │ │ │ │ ldmdavs r9!, {r1, r5, r9, sl, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ vst2. {d21-d22}, [pc :256], r4 │ │ │ │ strtmi r4, [r0], -r0, lsr #7 │ │ │ │ addne pc, r4, #13697024 @ 0xd10000 │ │ │ │ @ instruction: 0xf97af142 │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - strmi pc, [r4], -fp, lsr #24 │ │ │ │ + @ instruction: 0x4604fbd3 │ │ │ │ cmncs sp, sl │ │ │ │ adcseq pc, r6, sp, lsl #2 │ │ │ │ - ldc 7, cr15, [ip], #-804 @ 0xfffffcdc │ │ │ │ + ldcl 7, cr15, [r4], #-804 @ 0xfffffcdc │ │ │ │ rscle r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - @ instruction: 0x4604fc1f │ │ │ │ + strmi pc, [r4], -r7, asr #23 │ │ │ │ @ instruction: 0xf1324640 │ │ │ │ str pc, [r9, pc, ror #16]! │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xe7be681c │ │ │ │ - svc 0x0090f7c8 │ │ │ │ - eorseq r2, r8, r6, ror pc │ │ │ │ + svc 0x00c8f7c8 │ │ │ │ + eorseq r2, r8, r6, ror #31 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, fp, sl, ror #27 │ │ │ │ - eorseq r2, r8, r6, ror #30 │ │ │ │ + @ instruction: 0x001b8cfe │ │ │ │ + ldrsbteq r2, [r8], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001b8dd0 │ │ │ │ + andseq r8, fp, r4, ror #25 │ │ │ │ @ instruction: 0xffffba33 │ │ │ │ andeq r1, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x001b8db8 │ │ │ │ + andseq r8, fp, ip, asr #25 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ andeq r0, r0, ip, lsr #29 │ │ │ │ - mlaseq r8, ip, lr, r2 │ │ │ │ + eorseq r2, r8, ip, lsl #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, -ip, asr #17]! │ │ │ │ @ instruction: 0xf6ad4a7e │ │ │ │ - blmi 201f1d8 <__read_chk@plt+0x1fb9e04> │ │ │ │ + blmi 201f168 <__read_chk@plt+0x1fb9d94> │ │ │ │ ldrbtmi sl, [sl], #-3331 @ 0xfffff2fd │ │ │ │ @ instruction: 0x4681497d │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, r9, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmcc r4!, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 11d8024 <__read_chk@plt+0x1172c50> │ │ │ │ + @ instruction: 0xf9ecf147 │ │ │ │ smlatbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7c84628 │ │ │ │ - blmi 1e56d64 <__read_chk@plt+0x1df1990> │ │ │ │ + blmi 1e56dd4 <__read_chk@plt+0x1df1a00> │ │ │ │ umullcs pc, ip, r5, r8 @ │ │ │ │ ldmdbmi r5!, {sp}^ │ │ │ │ ldrbtmi r5, [r9], #-2295 @ 0xfffff709 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d25 │ │ │ │ vcgt.u32 q8, , q0 │ │ │ │ - blmi 1c9c438 <__read_chk@plt+0x1c37064> │ │ │ │ + blmi 1c9c3c8 <__read_chk@plt+0x1c36ff4> │ │ │ │ addcs pc, ip, r5, lsl #17 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ addscc pc, r4, r5, asr #17 │ │ │ │ - svc 0x00b4f7c8 │ │ │ │ + svc 0x00ecf7c8 │ │ │ │ @ instruction: 0xf8c52301 │ │ │ │ - blmi 1b67ddc <__read_chk@plt+0x1b02a08> │ │ │ │ + blmi 1b67d6c <__read_chk@plt+0x1b02998> │ │ │ │ adceq pc, r0, r5, asr #17 │ │ │ │ @ instruction: 0xf8c558f3 │ │ │ │ @ instruction: 0xf0193090 │ │ │ │ cmple sp, r1, lsl #6 │ │ │ │ andeq pc, r4, r9, lsl r0 @ │ │ │ │ - blmi 1a50060 <__read_chk@plt+0x19eac8c> │ │ │ │ + blmi 1a4fff0 <__read_chk@plt+0x19eac1c> │ │ │ │ stmdbmi r6!, {r0, r2, r9, sp}^ │ │ │ │ ldmpl r3!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ addscc pc, r8, r5, asr #17 │ │ │ │ - svc 0x009cf7c8 │ │ │ │ + svc 0x00d4f7c8 │ │ │ │ addseq pc, ip, r5, asr #17 │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stmdbvs r3, {r3, r4, r5, fp, sp, lr} │ │ │ │ and r6, sp, fp, lsr #32 │ │ │ │ umullcs pc, ip, r5, r8 @ │ │ │ │ andeq pc, r2, #18 │ │ │ │ - blmi 180fff4 <__read_chk@plt+0x17aac20> │ │ │ │ + blmi 180ff84 <__read_chk@plt+0x17aabb0> │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xf7fc4619 │ │ │ │ eorvs pc, r8, r7, ror #29 │ │ │ │ ldmdavs r8!, {r3, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ @ instruction: 0x4604f873 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ stmdavs r8!, {r3, r4, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d0b138 │ │ │ │ - blcs a7ec8 <__read_chk@plt+0x42af4> │ │ │ │ + blcs a7e58 <__read_chk@plt+0x42a84> │ │ │ │ @ instruction: 0xf8d0d1e4 │ │ │ │ - blcs a7ee0 <__read_chk@plt+0x42b0c> │ │ │ │ - bmi 1510344 <__read_chk@plt+0x14aaf70> │ │ │ │ + blcs a7e70 <__read_chk@plt+0x42a9c> │ │ │ │ + bmi 15102d4 <__read_chk@plt+0x14aaf00> │ │ │ │ ldrbtmi r4, [sl], #-2886 @ 0xfffff4ba │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmcc r4!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle lr, r0, lsl #6 │ │ │ │ @ instruction: 0xf60d4620 │ │ │ │ pop {r2, r3, r4, r5, r7, r8, sl, fp} │ │ │ │ @ instruction: 0x461883f0 │ │ │ │ stmdbmi sl, {r0, r3, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf8c558f3 │ │ │ │ @ instruction: 0xf7c83098 │ │ │ │ - sbfx lr, ip, #30, #30 │ │ │ │ + @ instruction: 0xe7bdef94 │ │ │ │ andcs r4, r5, #71680 @ 0x11800 │ │ │ │ andcs r4, r0, r6, asr #18 │ │ │ │ ldmpl r3!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ addscc pc, r8, r5, asr #17 │ │ │ │ - svc 0x0050f7c8 │ │ │ │ + svc 0x0088f7c8 │ │ │ │ stmdavs r4, {r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andeq pc, r5, #25 │ │ │ │ andsle r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0xff70f0b7 │ │ │ │ stmdavs fp!, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mrc2 0, 2, pc, cr2, cr2, {6} │ │ │ │ @ instruction: 0x4620b198 │ │ │ │ - blx 12d81d2 <__read_chk@plt+0x1272dfe> │ │ │ │ + blx ffcd8160 <__read_chk@plt+0xffc72d8c> │ │ │ │ strbmi r4, [r0], -r4, lsl #12 │ │ │ │ @ instruction: 0xff98f131 │ │ │ │ stmdavs fp!, {r0, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mcr2 0, 2, pc, cr4, cr2, {6} @ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf0b7d03e │ │ │ │ @@ -55840,59 +55812,59 @@ │ │ │ │ @ instruction: 0xf44fac2d │ │ │ │ stmdavs r9!, {r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0b74620 │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eorle r2, r2, fp, ror fp │ │ │ │ sbcsle r2, lr, r3, lsr #22 │ │ │ │ @ instruction: 0xf7c94620 │ │ │ │ - @ instruction: 0xf5b0e924 │ │ │ │ + @ instruction: 0xf5b0e95c │ │ │ │ andle r7, r8, #0, 30 │ │ │ │ vmax.s8 d4, d13, d17 │ │ │ │ @ instruction: 0xf15540b4 │ │ │ │ - @ instruction: 0xf167fda3 │ │ │ │ - @ instruction: 0x4604fb1d │ │ │ │ - blmi 995bdc <__read_chk@plt+0x930808> │ │ │ │ + @ instruction: 0xf167fd4b │ │ │ │ + strmi pc, [r4], -r5, asr #21 │ │ │ │ + blmi 995b6c <__read_chk@plt+0x930798> │ │ │ │ ldmdavs r9!, {r1, r5, r9, sl, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ vst2. {d21-d22}, [pc :256], r4 │ │ │ │ strtmi r4, [r0], -r0, lsr #7 │ │ │ │ addne pc, r4, #13697024 @ 0xd10000 │ │ │ │ @ instruction: 0xf85af142 │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - strmi pc, [r4], -fp, lsl #22 │ │ │ │ + @ instruction: 0x4604fab3 │ │ │ │ stmdavc r3!, {r0, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00182b7d │ │ │ │ sbcsle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf10d217d │ │ │ │ @ instruction: 0xf7c900b6 │ │ │ │ - stmdacs r0, {r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d1d1b1 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x4620681c │ │ │ │ @ instruction: 0xf7c8e7bb │ │ │ │ - svclt 0x0000ee72 │ │ │ │ - mlaseq r8, sl, sp, r2 │ │ │ │ + svclt 0x0000eeaa │ │ │ │ + eorseq r2, r8, sl, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, fp, r2, ror #24 │ │ │ │ - eorseq r2, r8, ip, lsl #27 │ │ │ │ + andseq r8, fp, r6, ror fp │ │ │ │ + ldrshteq r2, [r8], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, fp, sl, asr ip │ │ │ │ + andseq r8, fp, lr, ror #22 │ │ │ │ @ instruction: 0xffffb863 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - andseq r8, fp, r4, asr #24 │ │ │ │ + andseq r8, fp, r8, asr fp │ │ │ │ andeq r0, r0, ip, lsr #29 │ │ │ │ - ldrhteq r2, [r8], -lr │ │ │ │ + eorseq r2, r8, lr, lsr #26 │ │ │ │ andeq r0, r0, r0, ror #19 │ │ │ │ - andseq r8, fp, r2, asr #23 │ │ │ │ + @ instruction: 0x001b8ad6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - andseq r8, fp, r8, lsl #23 │ │ │ │ + mulseq fp, ip, sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf2f28 <__read_chk@plt+0xfeb8db54> │ │ │ │ + bl febf2eb8 <__read_chk@plt+0xfeb8dae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [sp], -r8, ror #31 │ │ │ │ addlt r6, r2, fp, lsl #16 │ │ │ │ strmi r4, [r6], -ip, lsl #12 │ │ │ │ ldmdbvs r9, {r4, r9, sl, lr}^ │ │ │ │ ldc2l 0, cr15, [r8], #-840 @ 0xfffffcb8 │ │ │ │ vmul.i , q1, d2[0] │ │ │ │ @@ -55905,263 +55877,263 @@ │ │ │ │ msreq CPSR_f, r0, lsl #2 │ │ │ │ @ instruction: 0xf0d44620 │ │ │ │ @ instruction: 0x4605f871 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldc2l 0, cr15, [r6, #836]! @ 0x344 │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0d5606b │ │ │ │ - bvc 1b9a860 <__read_chk@plt+0x1b3548c> │ │ │ │ + bvc 1b9a7f0 <__read_chk@plt+0x1b3541c> │ │ │ │ stmdbvs r8!, {r1, r5, fp, sp, lr}^ │ │ │ │ cmnpeq pc, #99 @ p-variant is OBSOLETE @ 0x63 │ │ │ │ rsbvc r6, fp, #-2147483606 @ 0x8000002a │ │ │ │ @ instruction: 0xf0d26025 │ │ │ │ cmnplt r0, r1, asr #25 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [ip], #-3080 @ 0xfffff3f8 │ │ │ │ andcs r4, r3, #8, 22 @ 0x2000 │ │ │ │ tstcs r0, r8, lsr #16 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ - blx fe8d8240 <__read_chk@plt+0xfe872e6c> │ │ │ │ + blx fe8d81d0 <__read_chk@plt+0xfe872dfc> │ │ │ │ andlt r2, r2, r1 │ │ │ │ stcmi 13, cr11, [r3], {112} @ 0x70 │ │ │ │ @ instruction: 0xe7ef447c │ │ │ │ - eorseq pc, r0, lr, lsr #23 │ │ │ │ - andseq r8, fp, r0, lsr sl │ │ │ │ - andseq r8, fp, r8, lsl sl │ │ │ │ + ldrhteq pc, [r0], -r2 @ │ │ │ │ + andseq r8, fp, r4, asr #18 │ │ │ │ + andseq r8, fp, ip, lsr #18 │ │ │ │ @ instruction: 0xf7fcb90b │ │ │ │ andcs fp, r0, r1, asr #19 │ │ │ │ svclt 0x00004770 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ @ instruction: 0x46044a71 │ │ │ │ @ instruction: 0xf5ad4b71 │ │ │ │ ldrbtmi r5, [sl], #-3457 @ 0xfffff27f │ │ │ │ @ instruction: 0xf50db083 │ │ │ │ svcmi 0x006f5081 │ │ │ │ strmi r3, [lr], -r4 │ │ │ │ - ldrbtmi r5, [pc], #-2259 @ 9bdfc <__read_chk@plt+0x36a28> │ │ │ │ + ldrbtmi r5, [pc], #-2259 @ 9bd8c <__read_chk@plt+0x369b8> │ │ │ │ ldmdavs fp, {r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ ldmdavs r3, {r8, r9} │ │ │ │ mulpl r9, r3, r9 │ │ │ │ - ble 1fe7210 <__read_chk@plt+0x1f81e3c> │ │ │ │ + ble 1fe71a0 <__read_chk@plt+0x1f81dcc> │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ addhi pc, pc, r0 │ │ │ │ umullcc pc, ip, r4, r8 @ │ │ │ │ ldrble r0, [lr], #-1752 @ 0xfffff928 │ │ │ │ ldrhtcc pc, [r0], r2 @ │ │ │ │ ldrble r0, [sl], #-1881 @ 0xfffff8a7 │ │ │ │ @ instruction: 0xf6404a62 │ │ │ │ strls r0, [r2, #-769] @ 0xfffffcff │ │ │ │ ldrbtmi sl, [sl], #-3335 @ 0xfffff2f9 │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ vst1.8 {d20-d22}, [pc :128], r8 │ │ │ │ strls r6, [r4], -r0, lsl #5 │ │ │ │ andls r9, r1, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7c92201 │ │ │ │ - movwcs lr, #2118 @ 0x846 │ │ │ │ + movwcs lr, #2174 @ 0x87e │ │ │ │ ldmdacc ip, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0b74628 │ │ │ │ msrlt SPSR_f, #1328 @ 0x530 │ │ │ │ umullcc pc, ip, r4, r8 @ │ │ │ │ strtle r0, [r9], #-1755 @ 0xfffff925 │ │ │ │ @ instruction: 0xf8b16821 │ │ │ │ @ instruction: 0xf01330b0 │ │ │ │ @ instruction: 0xd1230604 │ │ │ │ ldmdavs fp, {r0, r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d1808d │ │ │ │ @ instruction: 0xf8988004 │ │ │ │ - blcs 1f67e80 <__read_chk@plt+0x1f02aac> │ │ │ │ + blcs 1f67e10 <__read_chk@plt+0x1f02a3c> │ │ │ │ @ instruction: 0xf898d105 │ │ │ │ - blcs 1fe7e8c <__read_chk@plt+0x1f82ab8> │ │ │ │ - blcs cbaec <__read_chk@plt+0x66718> │ │ │ │ + blcs 1fe7e1c <__read_chk@plt+0x1f82a48> │ │ │ │ + blcs cba7c <__read_chk@plt+0x666a8> │ │ │ │ stmdbmi sl, {r0, r2, r4, r6, r8, ip, lr, pc}^ │ │ │ │ strvs pc, [r2], #-1293 @ 0xfffffaf3 │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ movweq pc, #5696 @ 0x1640 @ │ │ │ │ stmdavs r9, {r0, r3, r4, r5, r6, fp, ip, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ addne pc, r4, #13697024 @ 0xd10000 │ │ │ │ @ instruction: 0xff58f141 │ │ │ │ @ instruction: 0xf1674620 │ │ │ │ - and pc, r2, r9, lsl #20 │ │ │ │ + @ instruction: 0xe002f9b1 │ │ │ │ @ instruction: 0xf1674628 │ │ │ │ - bmi 10da6d0 <__read_chk@plt+0x10752fc> │ │ │ │ + bmi 10da500 <__read_chk@plt+0x107512c> │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ tstcc r4, sl, lsr fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r6, r0, lsl #6 │ │ │ │ stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d283f0 │ │ │ │ ldmdbmi r7!, {r2, ip, pc} │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - cdp 7, 0, cr15, cr14, cr8, {6} │ │ │ │ + cdp 7, 4, cr15, cr6, cr8, {6} │ │ │ │ addsle r2, fp, r0, lsl #16 │ │ │ │ - blcs ba100 <__read_chk@plt+0x54d2c> │ │ │ │ - bl fe8d0558 <__read_chk@plt+0xfe86b184> │ │ │ │ + blcs ba090 <__read_chk@plt+0x54cbc> │ │ │ │ + bl fe8d04e8 <__read_chk@plt+0xfe86b114> │ │ │ │ strbmi r0, [r9], -r9, lsl #16 │ │ │ │ strtmi r4, [r8], -r2, asr #12 │ │ │ │ - stmia r2!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb sl, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrle r2, pc, r0, lsl #16 │ │ │ │ str r4, [sp, r5, asr #8] │ │ │ │ @ instruction: 0xf50d4a2d │ │ │ │ - blmi a30518 <__read_chk@plt+0x9cb144> │ │ │ │ + blmi a304a8 <__read_chk@plt+0x9cb0d4> │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4630d13d │ │ │ │ stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf16743f0 │ │ │ │ - @ instruction: 0xad07b9c7 │ │ │ │ + @ instruction: 0xad07b96f │ │ │ │ cmncs sp, sl, lsl #15 │ │ │ │ andeq pc, r2, r8, lsl #2 │ │ │ │ - ldmib r8, {r0, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 4d9df8 <__read_chk@plt+0x474a24> │ │ │ │ adcle r2, r2, r0, lsl #16 │ │ │ │ cmncs sp, r0, asr #12 │ │ │ │ @ instruction: 0xf87af12f │ │ │ │ addsle r2, ip, r0, lsl #16 │ │ │ │ vst2.8 {d22-d23}, [pc :128], r3 │ │ │ │ @ instruction: 0xf50d6180 │ │ │ │ ldmdavs sl, {r1, sl, sp, lr}^ │ │ │ │ movweq pc, #5696 @ 0x1640 @ │ │ │ │ - bne fe140770 <__read_chk@plt+0xfe0db39c> │ │ │ │ + bne fe140700 <__read_chk@plt+0xfe0db32c> │ │ │ │ andcc r9, r1, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0xf5b24916 │ │ │ │ strtmi r6, [r0], -r0, lsl #31 │ │ │ │ @ instruction: 0xf44fbf28 │ │ │ │ ldrbtmi r6, [r9], #-640 @ 0xfffffd80 │ │ │ │ stmib sp, {r2, r8, sl, ip, pc}^ │ │ │ │ andcs r1, r1, #0, 4 │ │ │ │ @ instruction: 0xf7c84619 │ │ │ │ - @ instruction: 0xf884efa6 │ │ │ │ + @ instruction: 0xf884efde │ │ │ │ str r6, [sp, r0, lsl #16] │ │ │ │ strvs pc, [r2], #-1293 @ 0xfffffaf3 │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ movweq pc, #5696 @ 0x1640 @ │ │ │ │ stc2 0, cr15, [r2], #732 @ 0x2dc │ │ │ │ @ instruction: 0xf7c8e784 │ │ │ │ - svclt 0x0000ed0c │ │ │ │ - mlaseq r8, sl, sl, r2 │ │ │ │ + svclt 0x0000ed44 │ │ │ │ + eorseq r2, r8, sl, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r8, sl, lsl #21 │ │ │ │ - andseq r0, ip, r2, asr #20 │ │ │ │ + ldrshteq r2, [r8], -sl │ │ │ │ + andseq r0, ip, r6, asr r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r2, r8, r0, asr #19 │ │ │ │ - ldrsbteq sp, [r0], -lr │ │ │ │ - eorseq r2, r8, lr, ror #18 │ │ │ │ - @ instruction: 0x001c08fa │ │ │ │ + eorseq r2, r8, r0, lsr sl │ │ │ │ + eorseq sp, r0, r2, ror #25 │ │ │ │ + ldrsbteq r2, [r8], -lr │ │ │ │ + andseq r0, ip, lr, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febf31d4 <__read_chk@plt+0xfeb8de00> │ │ │ │ + bl febf3164 <__read_chk@plt+0xfeb8dd90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs fp, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ ldmdbvs r9, {r4, r9, sl, lr}^ │ │ │ │ - blx 9d8332 <__read_chk@plt+0x972f5e> │ │ │ │ + blx 9d82c2 <__read_chk@plt+0x972eee> │ │ │ │ strmi r6, [r6], -r3, lsr #31 │ │ │ │ @ instruction: 0xf8d16819 │ │ │ │ @ instruction: 0x47983094 │ │ │ │ @ instruction: 0xbdf8b900 │ │ │ │ andcs r6, r0, r7, lsr #31 │ │ │ │ andsvs r6, sp, fp, lsr r8 │ │ │ │ ldc2l 1, cr15, [lr, #-196]! @ 0xffffff3c │ │ │ │ rsbsvs r6, r8, r3, lsr #31 │ │ │ │ cmnlt lr, r8, lsl r8 │ │ │ │ cmplt r1, r1, lsr r9 │ │ │ │ @ instruction: 0xf7ff685d │ │ │ │ svcvs 0x00a2fedb │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ - bvc 5740cc <__read_chk@plt+0x50ecf8> │ │ │ │ + bvc 57405c <__read_chk@plt+0x50ec88> │ │ │ │ andsvc r4, r3, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0xf106bdf8 │ │ │ │ ldrb r0, [r1, r8, lsr #2]! │ │ │ │ ldrbtmi r4, [r9], #-2305 @ 0xfffff6ff │ │ │ │ svclt 0x0000e7ee │ │ │ │ - eorseq pc, r0, r2, lsl r9 @ │ │ │ │ + eorseq pc, r0, r6, lsl r8 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r5, ror sl │ │ │ │ ldrbtmi r4, [sl], #-2933 @ 0xfffff48b │ │ │ │ stmiavs r2, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdbvs r5, {r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ svcvs 0x0081b1ed │ │ │ │ @ instruction: 0xf8d54604 │ │ │ │ ldmvs r6, {r3, r5, r7, ip, sp}^ │ │ │ │ - blcc f6090 <__read_chk@plt+0x90cbc> │ │ │ │ + blcc f6020 <__read_chk@plt+0x90c4c> │ │ │ │ ldrdne pc, [ip], r5 @ │ │ │ │ mvnscc pc, r1, asr #2 │ │ │ │ @ instruction: 0xf1712b02 │ │ │ │ andvs r0, r5, r0, lsl #2 │ │ │ │ cdpcs 3, 0, cr13, cr0, cr9, {1} │ │ │ │ stmdavs fp!, {r0, r1, r8, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0x06d27a5a │ │ │ │ movwcs sp, #1283 @ 0x503 │ │ │ │ strcs r7, [r1, -r3, lsl #6] │ │ │ │ ldmdbvs r8, {r4, sp, lr, pc}^ │ │ │ │ - blx f583e6 <__read_chk@plt+0xef3012> │ │ │ │ + blx f58376 <__read_chk@plt+0xef2fa2> │ │ │ │ stmdbmi r2!, {r5, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ - stc 7, cr15, [r0, #-800] @ 0xfffffce0 │ │ │ │ + ldc 7, cr15, [r8, #-800]! @ 0xfffffce0 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx ff958256 <__read_chk@plt+0xff8f2e82> │ │ │ │ - blmi 172ea2c <__read_chk@plt+0x16c9658> │ │ │ │ + blx ff9581e6 <__read_chk@plt+0xff8f2e12> │ │ │ │ + blmi 172e9bc <__read_chk@plt+0x16c95e8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 17612c <__read_chk@plt+0x110d58> │ │ │ │ + blls 1760bc <__read_chk@plt+0x110ce8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrtmi r8, [r8], -r6, lsr #1 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf8908ff0 │ │ │ │ andcs r1, r1, #140 @ 0x8c │ │ │ │ strcs r6, [r0], -r3, lsl #17 │ │ │ │ strtmi r2, [r8], -r0, lsl #14 │ │ │ │ orreq pc, r0, r1, asr #7 │ │ │ │ strvs lr, [sl, -r5, asr #19]! │ │ │ │ @ instruction: 0xf946f0d5 │ │ │ │ eorcc lr, sl, #3489792 @ 0x354000 │ │ │ │ @ instruction: 0xf1423b01 │ │ │ │ - blcs 128cf8 <__read_chk@plt+0xc3924> │ │ │ │ + blcs 128c88 <__read_chk@plt+0xc38b4> │ │ │ │ andeq pc, r0, #-2147483620 @ 0x8000001c │ │ │ │ stmdbmi fp, {r0, r1, r2, r6, r7, r9, ip, lr, pc}^ │ │ │ │ @ instruction: 0xe7cc4479 │ │ │ │ svcvs 0x00a268e3 │ │ │ │ tstlt r3, r0, lsl r8 │ │ │ │ vmov.i16 d23, #47872 @ 0xbb00 │ │ │ │ ldrtmi r1, [r2], -r0, asr #6 │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ strmi pc, [r7], -r1, lsl #28 │ │ │ │ @ instruction: 0xd1b62800 │ │ │ │ ldmdavs fp, {r0, r1, r5, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ adcmi r6, fp, #5963776 @ 0x5b0000 │ │ │ │ - bmi 1110174 <__read_chk@plt+0x10aada0> │ │ │ │ + bmi 1110104 <__read_chk@plt+0x10aad30> │ │ │ │ ldrbtmi r4, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi sp, [r2], -fp, ror #2 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4ff0 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldmdbvs r8, {r1, ip, pc}^ │ │ │ │ - blx ff7584a4 <__read_chk@plt+0xff6f30d0> │ │ │ │ + blx ff758434 <__read_chk@plt+0xff6f3060> │ │ │ │ movwls r1, #3587 @ 0xe03 │ │ │ │ @ instruction: 0xf10ddd55 │ │ │ │ ldrtmi r0, [lr], -r8, lsl #16 │ │ │ │ @ instruction: 0xf8cd46ba │ │ │ │ and r8, fp, r4 │ │ │ │ mcr2 7, 1, pc, cr12, cr15, {7} @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @@ -56170,15 +56142,15 @@ │ │ │ │ strcc r9, [r1], -r0, lsl #22 │ │ │ │ @ instruction: 0xd01f42b3 │ │ │ │ ldrtmi r6, [r0], -fp, lsr #16 │ │ │ │ @ instruction: 0xf0d26959 │ │ │ │ stmdavc r2, {r0, r1, r2, r3, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbeq r4, [r3], -r1, lsl #13 │ │ │ │ svcvs 0x00a2d5f2 │ │ │ │ - beq 1185c8 <__read_chk@plt+0xb31f4> │ │ │ │ + beq 118558 <__read_chk@plt+0xb3184> │ │ │ │ @ instruction: 0xf8d16811 │ │ │ │ @ instruction: 0x47902094 │ │ │ │ @ instruction: 0x2000b1b8 │ │ │ │ stc2 1, cr15, [r8], #196 @ 0xc4 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0x1010f8d9 │ │ │ │ svcvs 0x00a04683 │ │ │ │ @@ -56188,149 +56160,149 @@ │ │ │ │ svcvs 0x00a39a02 │ │ │ │ qdsublt r6, sl, sl │ │ │ │ smladcs r1, sl, sl, r7 │ │ │ │ andsvc r4, sl, #-402653184 @ 0xe8000000 │ │ │ │ stmdals r1, {r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ stc2l 1, cr15, [r6], {49} @ 0x31 │ │ │ │ svcvs 0x00a39a02 │ │ │ │ - bcs b4350 <__read_chk@plt+0x4ef7c> │ │ │ │ + bcs b42e0 <__read_chk@plt+0x4ef0c> │ │ │ │ @ instruction: 0xe765d1f2 │ │ │ │ svceq 0x0000f1ba │ │ │ │ svcge 0x0062f47f │ │ │ │ andcs r4, r5, #16, 18 @ 0x40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrrc 7, 12, pc, r6, cr8 @ │ │ │ │ + stc 7, cr15, [lr], {200} @ 0xc8 │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx ed83aa <__read_chk@plt+0xe72fd6> │ │ │ │ - bls 155f60 <__read_chk@plt+0xf0b8c> │ │ │ │ + blx ed833a <__read_chk@plt+0xe72f66> │ │ │ │ + bls 155ef0 <__read_chk@plt+0xf0b1c> │ │ │ │ subsvs r6, sl, r3, lsr #31 │ │ │ │ bicsle r2, fp, r0, lsl #20 │ │ │ │ @ instruction: 0xf7c8e7ec │ │ │ │ - svclt 0x0000ebd0 │ │ │ │ - eorseq r2, r8, r6, lsr r8 │ │ │ │ + svclt 0x0000ec08 │ │ │ │ + eorseq r2, r8, r6, lsr #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r8, fp, r8, lsl #15 │ │ │ │ - eorseq r2, r8, r8, asr #15 │ │ │ │ - andseq r8, fp, r4, ror #13 │ │ │ │ - eorseq r2, r8, r2, asr r7 │ │ │ │ - andseq r8, fp, r6, lsl #12 │ │ │ │ + mulseq fp, ip, r6 │ │ │ │ + eorseq r2, r8, r8, lsr r8 │ │ │ │ + @ instruction: 0x001b85f8 │ │ │ │ + eorseq r2, r8, r2, asr #15 │ │ │ │ + andseq r8, fp, sl, lsl r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi 1948504 <__read_chk@plt+0x18e3130> │ │ │ │ + bmi 1948494 <__read_chk@plt+0x18e30c0> │ │ │ │ strmi r2, [r0], r0, asr #6 │ │ │ │ andls r4, r5, #2046820352 @ 0x7a000000 │ │ │ │ movwls r4, #39520 @ 0x9a60 │ │ │ │ ldrbtmi r4, [sl], #-2912 @ 0xfffff4a0 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ stmiavs r3, {r8, r9}^ │ │ │ │ subsle r2, sl, r0, lsl #22 │ │ │ │ movwls r6, #31003 @ 0x791b │ │ │ │ strcs r4, [r0, #-2907] @ 0xfffff4a5 │ │ │ │ vmlage.f32 s18, s20, s10 │ │ │ │ ldrdlt pc, [r8, #-143]! @ 0xffffff71 │ │ │ │ - beq 9d86b8 <__read_chk@plt+0x9732e4> │ │ │ │ + beq 9d8648 <__read_chk@plt+0x973274> │ │ │ │ eorpl pc, r8, sp, lsl #17 │ │ │ │ ldrbtmi r4, [fp], #1705 @ 0x6a9 │ │ │ │ strls r5, [r6, #-2263] @ 0xfffff729 │ │ │ │ andcs r6, r5, #3866624 @ 0x3b0000 │ │ │ │ andcs r4, r0, r9, asr r6 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf7c868dc │ │ │ │ - orrcs lr, r1, #4, 24 @ 0x400 │ │ │ │ + orrcs lr, r1, #60, 24 @ 0x3c00 │ │ │ │ rsbmi r2, r4, #0, 4 │ │ │ │ strtmi r9, [r1], -r0 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd5a02 │ │ │ │ @ instruction: 0xf1499004 │ │ │ │ - strmi pc, [r4], -pc, asr #21 │ │ │ │ + @ instruction: 0x4604fa77 │ │ │ │ @ instruction: 0xf12e4630 │ │ │ │ stccs 12, cr15, [r3], {53} @ 0x35 │ │ │ │ stccs 0, cr13, [r1], {38} @ 0x26 │ │ │ │ stccs 0, cr13, [r0], {22} │ │ │ │ ldmdavs r9!, {r1, r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ msreq CPSR_, r3 @ │ │ │ │ andeq pc, r8, r0, lsl r0 @ │ │ │ │ @ instruction: 0xf89dd103 │ │ │ │ - blcs c28388 <__read_chk@plt+0xbc2fb4> │ │ │ │ + blcs c28318 <__read_chk@plt+0xbc2f44> │ │ │ │ @ instruction: 0x3124d04a │ │ │ │ @ instruction: 0xf1414630 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf89dd035 │ │ │ │ stmiblt fp, {r3, r5, ip, sp}^ │ │ │ │ - bmi f64300 <__read_chk@plt+0xefef2c> │ │ │ │ + bmi f64290 <__read_chk@plt+0xefeebc> │ │ │ │ ldrbtmi r4, [sl], #-2871 @ 0xfffff4c9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, sp, pc, asr r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs fp, [r0, #-269] @ 0xfffffef3 │ │ │ │ - blmi dd6200 <__read_chk@plt+0xd70e2c> │ │ │ │ + blmi dd6190 <__read_chk@plt+0xd70dbc> │ │ │ │ ldmpl r5, {r0, r2, r9, fp, ip, pc}^ │ │ │ │ svcvs 0x0083e7b4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ str r9, [r1, r7, lsl #6]! │ │ │ │ ldrsbtmi pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - bls 264338 <__read_chk@plt+0x1fef64> │ │ │ │ + bls 2642c8 <__read_chk@plt+0x1feef4> │ │ │ │ andsvs r6, sl, r3, lsr #16 │ │ │ │ - blx ff8d8806 <__read_chk@plt+0xff873432> │ │ │ │ + blx ff8d8796 <__read_chk@plt+0xff8733c2> │ │ │ │ ldrsbtcc pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ ldrtmi r6, [r1], -r0, rrx │ │ │ │ streq lr, [r0], #-2515 @ 0xfffff62d │ │ │ │ ldc2 7, cr15, [lr, #-1020]! @ 0xfffffc04 │ │ │ │ ldrsbtcs pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ - bvc 5743e8 <__read_chk@plt+0x50f014> │ │ │ │ + bvc 574378 <__read_chk@plt+0x50efa4> │ │ │ │ andsvc r4, r3, #201326592 @ 0xc000000 │ │ │ │ stmdbmi r4!, {r0, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl fe8da28c <__read_chk@plt+0xfe874eb8> │ │ │ │ + bl ff6da21c <__read_chk@plt+0xff674e48> │ │ │ │ @ instruction: 0x4603683a │ │ │ │ eorcc r2, r4, #4 │ │ │ │ andcs r9, r3, #0, 4 │ │ │ │ @ instruction: 0xf1254611 │ │ │ │ str pc, [r7, sp, lsl #31] │ │ │ │ mrrcne 11, 0, r9, ip, cr6 │ │ │ │ ldmdbmi ip, {r0, r1, r7, r8, fp, ip, sp, pc} │ │ │ │ andcs r4, r5, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - andcs lr, r3, #145408 @ 0x23800 │ │ │ │ + andcs lr, r3, #202752 @ 0x31800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0672004 │ │ │ │ andcs pc, r0, pc, ror #20 │ │ │ │ - blx 11d8544 <__read_chk@plt+0x1173170> │ │ │ │ + blx 11d84d4 <__read_chk@plt+0x1173100> │ │ │ │ ldrb r9, [r3, -r6, lsl #8]! │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - andls lr, r6, lr, ror fp │ │ │ │ + @ instruction: 0x9006ebb6 │ │ │ │ @ instruction: 0xf0ac2063 │ │ │ │ @ instruction: 0xf04ffef5 │ │ │ │ @ instruction: 0xf06531ff │ │ │ │ andcs pc, r3, #816 @ 0x330 │ │ │ │ ldrmi r9, [r1], -r0 │ │ │ │ andcs r9, r4, r6, lsl #22 │ │ │ │ @ instruction: 0xff64f125 │ │ │ │ @ instruction: 0xf7c8e7e5 │ │ │ │ - svclt 0x0000eaf4 │ │ │ │ - eorseq r2, r8, r0, lsr r6 │ │ │ │ - eorseq r2, r8, r6, lsr #12 │ │ │ │ + svclt 0x0000eb2c │ │ │ │ + eorseq r2, r8, r0, lsr #13 │ │ │ │ + mlaseq r8, r6, r6, r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001b85b2 │ │ │ │ - eorseq r2, r8, r2, lsl #11 │ │ │ │ + andseq r8, fp, r6, asr #9 │ │ │ │ + ldrshteq r2, [r8], -r2 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ - andseq r8, fp, sl, asr #10 │ │ │ │ - andseq r8, fp, r8, asr #9 │ │ │ │ - andseq r8, fp, ip, asr #9 │ │ │ │ + andseq r8, fp, lr, asr r4 │ │ │ │ + @ instruction: 0x001b83dc │ │ │ │ + andseq r8, fp, r0, ror #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ @@ -56348,15 +56320,15 @@ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ teqlt r0, #0, 6 │ │ │ │ strmi r6, [r6], -r3, asr #17 │ │ │ │ ldmib r3, {r0, r1, r3, r4, r8, r9, ip, sp, pc}^ │ │ │ │ andcs r7, r4, r3, lsl #8 │ │ │ │ ldrbne pc, [r0, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf1464479 │ │ │ │ - movwlt pc, #19861 @ 0x4d95 @ │ │ │ │ + movwlt pc, #19773 @ 0x4d3d @ │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf950f0d2 │ │ │ │ teqle ip, r0, lsl #16 │ │ │ │ ldrcs pc, [ip, #2271]! @ 0x8df │ │ │ │ msrpl SPSR_c, sp, lsl #10 │ │ │ │ strcc pc, [r8, #2271]! @ 0x8df │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ @@ -56365,18 +56337,18 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stclpl 5, cr15, [r1, #-52]! @ 0xffffffcc │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ mulcs r4, r8, r5 │ │ │ │ @ instruction: 0xf1464479 │ │ │ │ - @ instruction: 0xf8dffd73 │ │ │ │ + @ instruction: 0xf8dffd1b │ │ │ │ andcs r1, r5, #144, 10 @ 0x24000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b fff5a3d8 <__read_chk@plt+0xffef5004> │ │ │ │ + bl d5a368 <__read_chk@plt+0xcf4f94> │ │ │ │ strne pc, [r4, #2271] @ 0x8df │ │ │ │ strbcs pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ rsbpl pc, r1, sp, lsl #10 │ │ │ │ stmpl sl, {r2, ip, sp} │ │ │ │ stmdavs r2, {r0, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ @@ -56402,64 +56374,64 @@ │ │ │ │ svceq 0x0000f1ba │ │ │ │ cmnphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ stmdbpl r1!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ stmdapl r1!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46404651 │ │ │ │ - ldc 7, cr15, [r6, #800]! @ 0x320 │ │ │ │ + stcl 7, cr15, [lr, #800]! @ 0x320 │ │ │ │ @ instruction: 0xf8892200 │ │ │ │ @ instruction: 0xf8db2ff8 │ │ │ │ ldmdbvs r9!, {} @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf7ff8167 │ │ │ │ svcvs 0x00b3fc3b │ │ │ │ strbeq pc, [r8], -sp, lsl #12 @ │ │ │ │ @ instruction: 0xf6a69a09 │ │ │ │ @ instruction: 0xf10d0718 │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, fp} │ │ │ │ strmi r4, [r1], -r2, lsl #13 │ │ │ │ @ instruction: 0x46486038 │ │ │ │ vst4.8 {d22-d25}, [pc :64], sl │ │ │ │ - blge 534f78 <__read_chk@plt+0x4cfba4> │ │ │ │ + blge 534f08 <__read_chk@plt+0x4cfb34> │ │ │ │ @ instruction: 0xf7c89309 │ │ │ │ - @ instruction: 0xf8dfed98 │ │ │ │ + @ instruction: 0xf8dfedd0 │ │ │ │ ldrbmi r3, [r0], -r4, asr #9 │ │ │ │ - beq d86c4 <__read_chk@plt+0x732f0> │ │ │ │ + beq d8654 <__read_chk@plt+0x73280> │ │ │ │ mvnsge pc, #8978432 @ 0x890000 │ │ │ │ stmdavs r9!, {r0, r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf1413124 │ │ │ │ stmdacs r0, {r0, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ @ instruction: 0xf8d370ec │ │ │ │ @ instruction: 0xf04f3280 │ │ │ │ @ instruction: 0xb1230950 │ │ │ │ - blcs 5b6724 <__read_chk@plt+0x551350> │ │ │ │ + blcs 5b66b4 <__read_chk@plt+0x5512e0> │ │ │ │ tstcs r4, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xf04f4699 │ │ │ │ ldrtmi r7, [r8], -r8, lsl #3 │ │ │ │ @ instruction: 0xf8cef12a │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ strmi r2, [r4], -r0, lsl #30 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldrmi r8, [pc], -r1, lsr #1 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bvs fe8bcab0 <__read_chk@plt+0xfe8576dc> │ │ │ │ + bvs fe8bca40 <__read_chk@plt+0xfe85766c> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r8!, {r0, r3, r8, pc} │ │ │ │ cmpppl r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x3114f891 │ │ │ │ ldrbtle r0, [r6], #-1819 @ 0xfffff8e5 │ │ │ │ strbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ - beq 218740 <__read_chk@plt+0x1b336c> │ │ │ │ + beq 2186d0 <__read_chk@plt+0x1b32fc> │ │ │ │ andsge pc, r8, sp, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-1715 @ 0xfffff94d │ │ │ │ ldrtgt pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r3, #29460 @ 0x7314 │ │ │ │ @ instruction: 0x464244fc │ │ │ │ addcc pc, r0, #13697024 @ 0xd10000 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @@ -56479,86 +56451,86 @@ │ │ │ │ @ instruction: 0xf8cd464b │ │ │ │ @ instruction: 0xf8cc8008 │ │ │ │ @ instruction: 0xf024e020 │ │ │ │ stmdacs r0, {r0, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ andcc sp, r2, r6, lsl sl │ │ │ │ rscshi pc, ip, r0 │ │ │ │ ldrbtmi r4, [r8], #-2296 @ 0xfffff708 │ │ │ │ - blx 7d8a00 <__read_chk@plt+0x77362c> │ │ │ │ + blx 7d8990 <__read_chk@plt+0x7735bc> │ │ │ │ ldreq pc, [r8], -r6, lsr #13 │ │ │ │ @ instruction: 0xb1236833 │ │ │ │ @ instruction: 0xf1a39b09 │ │ │ │ @ instruction: 0xf14d0018 │ │ │ │ - svccs 0x0000fad9 │ │ │ │ + svccs 0x0000fa81 │ │ │ │ mrcge 4, 7, APSR_nzcv, cr4, cr15, {1} │ │ │ │ @ instruction: 0xf1294638 │ │ │ │ strbt pc, [pc], sp, asr #19 @ │ │ │ │ strbmi r6, [r2], -fp, lsr #16 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5034648 │ │ │ │ - blmi ffbb37a4 <__read_chk@plt+0xffb4e3d0> │ │ │ │ + blmi ffbb3734 <__read_chk@plt+0xffb4e360> │ │ │ │ @ instruction: 0xf89c447b │ │ │ │ vqadd.u32 q15, q12, q14 │ │ │ │ @ instruction: 0xf88c1ec7 │ │ │ │ @ instruction: 0xf12ee0fc │ │ │ │ strbmi pc, [r9], -r3, asr #18 @ │ │ │ │ @ instruction: 0xf12b4640 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf99380f6 │ │ │ │ - blcs a8ac0 <__read_chk@plt+0x436ec> │ │ │ │ + blcs a8a50 <__read_chk@plt+0x4367c> │ │ │ │ stmibmi r1!, {r4, r6, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1618 @ 0xfffff9ae │ │ │ │ - stmib r8!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 8da58c <__read_chk@plt+0x8751b8> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ @ instruction: 0x46504611 │ │ │ │ @ instruction: 0xf8caf067 │ │ │ │ @ instruction: 0xf8dfe7c4 │ │ │ │ andcs r9, r5, #112, 6 @ 0xc0000001 │ │ │ │ ldrdcs r4, [r0], -fp │ │ │ │ - blmi ff76dadc <__read_chk@plt+0xff708708> │ │ │ │ + blmi ff76da6c <__read_chk@plt+0xff708698> │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ ldrbtmi r0, [fp], #-2569 @ 0xfffff5f7 │ │ │ │ - bleq 398840 <__read_chk@plt+0x33346c> │ │ │ │ + bleq 3987d0 <__read_chk@plt+0x3333fc> │ │ │ │ andscc pc, r8, r9, asr #17 │ │ │ │ - blge 1d6e30 <__read_chk@plt+0x171a5c> │ │ │ │ - stmib lr, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blge 1d6dc0 <__read_chk@plt+0x1719ec> │ │ │ │ + b 25a5c0 <__read_chk@plt+0x1f51ec> │ │ │ │ andseq pc, ip, r9, asr #17 │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ strb r5, [pc, -r0, asr #2]! │ │ │ │ - stmdb lr, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r6, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x001bf1b9 │ │ │ │ bicpl pc, r1, sp, lsl #10 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ strcs r0, [r1], #-2331 @ 0xfffff6e5 │ │ │ │ tstpeq r1, #1073741866 @ p-variant is OBSOLETE @ 0x4000002a │ │ │ │ @ instruction: 0x4638311c │ │ │ │ vshl.s8 d25, d0, d1 │ │ │ │ @ instruction: 0xf04f0201 │ │ │ │ @ instruction: 0xf12e0900 │ │ │ │ - blmi ff2db1d4 <__read_chk@plt+0xff275e00> │ │ │ │ + blmi ff2db164 <__read_chk@plt+0xff275d90> │ │ │ │ @ instruction: 0xf1a64622 │ │ │ │ ldrbtmi r0, [fp], #-1040 @ 0xfffffbf0 │ │ │ │ movwls r9, #1 │ │ │ │ vmax.s8 d20, d1, d16 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - bl fef5a680 <__read_chk@plt+0xfeef52ac> │ │ │ │ + bl ffd5a610 <__read_chk@plt+0xffcf523c> │ │ │ │ strbmi r4, [sl], -r0, lsr #12 │ │ │ │ @ instruction: 0xf8864649 │ │ │ │ @ instruction: 0xf7e89ff0 │ │ │ │ - @ instruction: 0x4639f873 │ │ │ │ + @ instruction: 0x4639f871 │ │ │ │ strmi r4, [r7], -fp, asr #12 │ │ │ │ @ instruction: 0xf6c02202 │ │ │ │ strbmi r4, [r8], -r0, lsl #4 │ │ │ │ ldc2 1, cr15, [r6], {42} @ 0x2a │ │ │ │ stmdblt pc, {r2, r9, sl, lr} @ │ │ │ │ str r4, [fp, -r7, lsr #12]! │ │ │ │ strtmi r4, [r7], -r8, asr #12 │ │ │ │ - blx 7da730 <__read_chk@plt+0x77535c> │ │ │ │ + blx 75a6c0 <__read_chk@plt+0x6f52ec> │ │ │ │ stmdavs fp!, {r1, r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5036838 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf14110ec │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr8, cr15, {1} │ │ │ │ @@ -56575,46 +56547,46 @@ │ │ │ │ strbt r5, [r8], r0, asr #6 │ │ │ │ stmdbpl r1!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10949a3 │ │ │ │ @ instruction: 0xf50d0908 │ │ │ │ ldrbtmi r5, [r9], #-2081 @ 0xfffff7df │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strmi r4, [sl], r0, asr #12 │ │ │ │ - mrrc 7, 12, pc, ip, cr8 @ │ │ │ │ + ldc 7, cr15, [r4], {200} @ 0xc8 │ │ │ │ svcvc 0x00f8f889 │ │ │ │ @ instruction: 0xf8db4651 │ │ │ │ strt r0, [r8], r0 │ │ │ │ andcs r4, r5, #2539520 @ 0x26c000 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - @ instruction: 0xf6a6e952 │ │ │ │ + @ instruction: 0xf6a6e98a │ │ │ │ @ instruction: 0x46030218 │ │ │ │ ldmdavs r2, {r0, r2, sp} │ │ │ │ andcs r9, r3, #0, 4 │ │ │ │ @ instruction: 0xf1254611 │ │ │ │ @ instruction: 0xe729fd3d │ │ │ │ msreq CPSR_f, r7, lsl #2 │ │ │ │ @ instruction: 0xf50de695 │ │ │ │ @ instruction: 0xf50d5921 │ │ │ │ @ instruction: 0xf1095821 │ │ │ │ vst2.8 {d16,d18}, [pc], r8 │ │ │ │ @ instruction: 0xf1075280 │ │ │ │ strbmi r0, [r0], -r8, lsr #2 │ │ │ │ - ldc 7, cr15, [r6], #-800 @ 0xfffffce0 │ │ │ │ + stcl 7, cr15, [lr], #-800 @ 0xfffffce0 │ │ │ │ svcge 0x00f8f889 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ stmibmi sl, {r0, r1, r2, r3, r4, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - andcs lr, r3, #44, 18 @ 0xb0000 │ │ │ │ + andcs lr, r3, #100, 18 @ 0x190000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0672005 │ │ │ │ str pc, [r7, -sp, lsl #16] │ │ │ │ ldrbmi r4, [r2], -r4, lsl #19 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - ldmdb lr, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r6, [r3], -sl, lsr #16 │ │ │ │ @ instruction: 0xf5024641 │ │ │ │ andcs r5, r4, r0, asr #4 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpcs ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ andcs r9, r2, #0, 4 │ │ │ │ @@ -56622,15 +56594,15 @@ │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ ldmdavs r8!, {r1, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0d26959 │ │ │ │ @ instruction: 0x4601f819 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ vst4.32 {d24-d27}, [pc], ip │ │ │ │ strbmi r6, [r8], -r0, lsl #5 │ │ │ │ - bl 5a7d0 │ │ │ │ + ldc 7, cr15, [r6], #-800 @ 0xfffffce0 │ │ │ │ mvnsge pc, #8978432 @ 0x890000 │ │ │ │ @ instruction: 0xf893e77f │ │ │ │ @ instruction: 0xf6a610f6 │ │ │ │ @ instruction: 0xf8d30a14 │ │ │ │ @ instruction: 0xf00122e0 │ │ │ │ stmdbls r9, {r0, r8, r9} │ │ │ │ ldrdls pc, [r8], -r4 @ │ │ │ │ @@ -56650,115 +56622,115 @@ │ │ │ │ @ instruction: 0xf8d8db10 │ │ │ │ stmdacs r0, {} @ │ │ │ │ ldmib r0, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ addsmi r3, r3, #536870912 @ 0x20000000 │ │ │ │ stmdavs r2, {r2, r3, r6, r9, fp, ip, lr, pc} │ │ │ │ addvs r1, r1, r9, asr ip │ │ │ │ eorge pc, r3, r2, asr #16 │ │ │ │ - beq 118d48 <__read_chk@plt+0xb3974> │ │ │ │ - ble ffc2e068 <__read_chk@plt+0xffbc8c94> │ │ │ │ + beq 118cd8 <__read_chk@plt+0xb3904> │ │ │ │ + ble ffc2dff8 <__read_chk@plt+0xffbc8c24> │ │ │ │ tstcs r0, fp, lsr #16 │ │ │ │ - beq d8a68 <__read_chk@plt+0x73694> │ │ │ │ + beq d89f8 <__read_chk@plt+0x73624> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdacc r2, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xff48f011 │ │ │ │ andcs r4, r5, #1294336 @ 0x13c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r2!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia sl!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ - @ instruction: 0xff82f7e7 │ │ │ │ + @ instruction: 0xff80f7e7 │ │ │ │ strmi r6, [r5], -sl, lsr #16 │ │ │ │ ldrmi r9, [r0], -sl, lsl #22 │ │ │ │ andseq pc, r4, #174063616 @ 0xa600000 │ │ │ │ movwcc r4, #5665 @ 0x1621 │ │ │ │ andls r6, r0, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0xf8cd4652 │ │ │ │ @ instruction: 0xf11aa004 │ │ │ │ @ instruction: 0x4604f9f1 │ │ │ │ cmple r3, r0, lsl #26 │ │ │ │ @ instruction: 0xf0fc980b │ │ │ │ strmi pc, [r1, #2127]! @ 0x84f │ │ │ │ stmdbmi r0, {r6, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - andcs lr, r3, #9568256 @ 0x920000 │ │ │ │ + andcs lr, r3, #13238272 @ 0xca0000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd2005 │ │ │ │ @ instruction: 0xf125b000 │ │ │ │ ldmdbmi sl!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r4, [sl], -fp, asr #12 │ │ │ │ andcs r4, r2, r9, ror r4 │ │ │ │ @ instruction: 0xf1469400 │ │ │ │ - @ instruction: 0xe663faf3 │ │ │ │ + @ instruction: 0xe663fa9b │ │ │ │ sbcvs r3, r2, sl, lsl #4 │ │ │ │ @ instruction: 0xf14d0091 │ │ │ │ - @ instruction: 0xf8d8ff87 │ │ │ │ + @ instruction: 0xf8d8ff2f │ │ │ │ stmvs r3, {} @ │ │ │ │ @ instruction: 0xf8b4e7a9 │ │ │ │ @ instruction: 0x079a30b0 │ │ │ │ mrcge 5, 7, APSR_nzcv, cr7, cr15, {3} │ │ │ │ andcs r6, r1, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xf0d14621 │ │ │ │ stmdacs r0, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 6, 7, pc, cr15, cr15, {5} @ │ │ │ │ @ instruction: 0xf1416838 │ │ │ │ stmdacs r0, {r0, r2, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 7, pc, cr9, cr15, {3} @ │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xf7c84479 │ │ │ │ - ldmdavs ip!, {r5, r6, fp, sp, lr, pc} │ │ │ │ + ldmdavs ip!, {r3, r4, r7, fp, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf1259400 │ │ │ │ ldr pc, [r9, #-3149]! @ 0xfffff3b3 │ │ │ │ tstpeq r8, #174063616 @ p-variant is OBSOLETE @ 0xa600000 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ ldmdavs fp, {r2, sp} │ │ │ │ - blmi 841614 <__read_chk@plt+0x7dc240> │ │ │ │ + blmi 8415a4 <__read_chk@plt+0x7dc1d0> │ │ │ │ @ instruction: 0xf125447b │ │ │ │ strt pc, [fp], -r7, ror #24 │ │ │ │ @ instruction: 0xf7e84650 │ │ │ │ - sbfx pc, r3, #17, #8 │ │ │ │ - eorseq r2, r8, lr, asr #8 │ │ │ │ + sbfx pc, r1, #17, #8 │ │ │ │ + ldrhteq r2, [r8], -lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r8, r0, asr #8 │ │ │ │ - andseq r8, fp, ip, ror #8 │ │ │ │ - eorseq r2, r8, r2, lsl #8 │ │ │ │ - andseq r8, fp, r8, lsr #8 │ │ │ │ - andseq r8, fp, r6, ror r3 │ │ │ │ - eorseq r2, r8, r2, asr #7 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq r0, lr, sl, asr fp │ │ │ │ - eorseq r5, r8, r4, ror pc │ │ │ │ - andseq r8, fp, r6, lsr #5 │ │ │ │ - andseq r8, fp, r0, lsl #5 │ │ │ │ - andseq r8, fp, lr, asr r2 │ │ │ │ - mlaseq r8, r4, lr, r5 │ │ │ │ - andseq r1, fp, ip, rrx │ │ │ │ - andseq r1, fp, r2, rrx │ │ │ │ - @ instruction: 0x001b81b6 │ │ │ │ - eorseq pc, r0, sl, asr r1 @ │ │ │ │ - andseq r8, fp, r0, asr #3 │ │ │ │ - mulseq fp, r0, r1 │ │ │ │ - andseq r0, fp, lr, lsl #30 │ │ │ │ - andseq r8, fp, r6 │ │ │ │ - @ instruction: 0x001b7ff0 │ │ │ │ - andseq r7, fp, ip, ror #31 │ │ │ │ - @ instruction: 0x001b7efc │ │ │ │ - andseq r7, fp, r4, asr #30 │ │ │ │ + ldrhteq r2, [r8], -r0 │ │ │ │ + andseq r8, fp, r0, lsl #7 │ │ │ │ + eorseq r2, r8, r2, ror r4 │ │ │ │ + andseq r8, fp, ip, lsr r3 │ │ │ │ + andseq r8, fp, sl, lsl #5 │ │ │ │ + eorseq r2, r8, r2, lsr r4 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq r0, lr, sl, asr #23 │ │ │ │ + eorseq r5, r8, r4, ror #31 │ │ │ │ + @ instruction: 0x001b81ba │ │ │ │ + mulseq fp, r4, r1 │ │ │ │ + andseq r8, fp, r2, ror r1 │ │ │ │ + eorseq r5, r8, r4, lsl #30 │ │ │ │ + @ instruction: 0x001b0fb4 │ │ │ │ + andseq r0, fp, sl, lsr #31 │ │ │ │ + andseq r8, fp, sl, asr #1 │ │ │ │ + eorseq pc, r0, lr, asr r0 @ │ │ │ │ + ldrsbeq r8, [fp], -r4 │ │ │ │ + andseq r8, fp, r4, lsr #1 │ │ │ │ + andseq r0, fp, r6, asr lr │ │ │ │ + andseq r7, fp, sl, lsl pc │ │ │ │ + andseq r7, fp, r4, lsl #30 │ │ │ │ + andseq r7, fp, r0, lsl #30 │ │ │ │ + andseq r7, fp, r0, lsl lr │ │ │ │ + andseq r7, fp, r8, asr lr │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq 1cdade0 <__read_chk@plt+0x1c75a0c> │ │ │ │ + bleq 1cdad70 <__read_chk@plt+0x1c7599c> │ │ │ │ @ instruction: 0xf5ad4edd │ │ │ │ ldclmi 13, cr5, [sp, #68] @ 0x44 │ │ │ │ ldrbtmi fp, [lr], #-139 @ 0xffffff75 │ │ │ │ ldrpl pc, [r1, -sp, lsl #10] │ │ │ │ @ instruction: 0x37244bdb │ │ │ │ pkhtbmi r4, r8, fp, asr #25 │ │ │ │ ldrbtmi r5, [fp], #-2421 @ 0xfffff68b │ │ │ │ @@ -56767,62 +56739,62 @@ │ │ │ │ strmi r0, [r5], -r0, lsl #10 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r8, fp, ip, lr} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ @ instruction: 0x3114f892 │ │ │ │ strle r0, [sp, #-1819] @ 0xfffff8e5 │ │ │ │ @ instruction: 0xf04f4bd3 │ │ │ │ ldmibmi r3, {r0, r3, r9, fp}^ │ │ │ │ - bleq 398c30 <__read_chk@plt+0x33385c> │ │ │ │ + bleq 398bc0 <__read_chk@plt+0x3337ec> │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldmibmi r1, {r0, r3, r4, r7, sl, sp, lr}^ │ │ │ │ - blge 4d720c <__read_chk@plt+0x471e38> │ │ │ │ + blge 4d719c <__read_chk@plt+0x471dc8> │ │ │ │ ldrbvs r4, [r9], #1145 @ 0x479 │ │ │ │ @ instruction: 0xf50d4bcf │ │ │ │ @ instruction: 0xf50d5aa3 │ │ │ │ @ instruction: 0xf10a698d │ │ │ │ ldrbtmi r0, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ tstcc r8, #76546048 @ 0x4900000 │ │ │ │ movwcs r9, #33543 @ 0x8307 │ │ │ │ ldrbmi r9, [r4], -r6, lsl #6 │ │ │ │ msrgt CPSR_s, #14614528 @ 0xdf0000 │ │ │ │ addcc pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bleq d8c68 <__read_chk@plt+0x73894> │ │ │ │ + bleq d8bf8 <__read_chk@plt+0x73824> │ │ │ │ @ instruction: 0xf04f44fc │ │ │ │ @ instruction: 0x465a3eff │ │ │ │ @ instruction: 0xf8cd68db │ │ │ │ subsmi fp, fp, #16 │ │ │ │ - blmi ff181754 <__read_chk@plt+0xff11c380> │ │ │ │ + blmi ff1816e4 <__read_chk@plt+0xff11c310> │ │ │ │ stclt 8, cr15, [r8, #-16] │ │ │ │ stclt 8, cr15, [ip, #-4] │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-3008 @ 0xfffff440 │ │ │ │ @ instruction: 0xf10c9301 │ │ │ │ movwls r0, #13104 @ 0x3330 │ │ │ │ mvnvc pc, #64, 12 @ 0x4000000 │ │ │ │ strtmi r9, [r3], -r0, lsl #6 │ │ │ │ subs pc, r0, ip, asr #17 │ │ │ │ - blx 358bf8 <__read_chk@plt+0x2f3824> │ │ │ │ - blle ce6b6c <__read_chk@plt+0xc81798> │ │ │ │ + blx 358b88 <__read_chk@plt+0x2f37b4> │ │ │ │ + blle ce6afc <__read_chk@plt+0xc81728> │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vqadd.u32 q9, , q14 │ │ │ │ @ instruction: 0xf88312c7 │ │ │ │ @ instruction: 0xf81a20fc │ │ │ │ - bllt 1b27ba4 <__read_chk@plt+0x1ac27d0> │ │ │ │ + bllt 1b27b34 <__read_chk@plt+0x1ac2760> │ │ │ │ smlalscc pc, ip, r3, r9 @ │ │ │ │ - blle 3a778c <__read_chk@plt+0x3423b8> │ │ │ │ + blle 3a771c <__read_chk@plt+0x342348> │ │ │ │ andcs r4, r5, #2899968 @ 0x2c4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x008af7c7 │ │ │ │ + svc 0x00c2f7c7 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf1259400 │ │ │ │ strcs pc, [r0, #-2937] @ 0xfffff487 │ │ │ │ @ instruction: 0xf50d4aab │ │ │ │ - blmi fe870ff4 <__read_chk@plt+0xfe80bc20> │ │ │ │ + blmi fe870f84 <__read_chk@plt+0xfe80bbb0> │ │ │ │ ldrbtmi r3, [sl], #-292 @ 0xfffffedc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_fsxc, r0, asr #32 │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ andlt r5, fp, r1, lsl sp │ │ │ │ @@ -56830,41 +56802,41 @@ │ │ │ │ @ instruction: 0xf0003002 │ │ │ │ stmiami r1!, {r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf0e24478 │ │ │ │ strb pc, [r2, r7, ror #30]! @ │ │ │ │ andcs r4, r2, #95420416 @ 0x5b00000 │ │ │ │ andeq pc, r0, #192, 12 @ 0xc000000 │ │ │ │ ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ - blx 1859098 <__read_chk@plt+0x17f3cc4> │ │ │ │ + blx 1859028 <__read_chk@plt+0x17f3c54> │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ stmdacs r0, {r7, r9, fp, sp, lr} │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ teqpmi r4, #-1879048182 @ p-variant is OBSOLETE @ 0x9000000a │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ stmiavs sp!, {r0, r2, r4, r8, ip, sp, pc}^ │ │ │ │ pushvs {r0, r2, r8, ip, sp, pc} │ │ │ │ orrvs pc, r6, #708837376 @ 0x2a400000 │ │ │ │ @ instruction: 0xf04f930a │ │ │ │ andsvs r0, sp, r0, lsl #22 │ │ │ │ movwmi pc, #49833 @ 0xc2a9 @ │ │ │ │ @ instruction: 0xf883930b │ │ │ │ @ instruction: 0xf145b000 │ │ │ │ - blmi fe41bee0 <__read_chk@plt+0xfe3b6b0c> │ │ │ │ + blmi fe41be70 <__read_chk@plt+0xfe3b6a9c> │ │ │ │ @ instruction: 0xf1a1a91a │ │ │ │ andls r0, r1, ip, lsr #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r0], -r0, lsr #6 │ │ │ │ andcs r9, r1, #8, 2 │ │ │ │ andls r4, r9, r9, lsl r6 │ │ │ │ - stmdb r6, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb lr!, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ msrmi CPSR_fs, #-1879048182 @ 0x9000000a │ │ │ │ stmdals r9, {r3, r8, fp, ip, pc} │ │ │ │ - bllt 1d7388 <__read_chk@plt+0x171fb4> │ │ │ │ - bllt 15738c <__read_chk@plt+0xf1fb8> │ │ │ │ + bllt 1d7318 <__read_chk@plt+0x171f44> │ │ │ │ + bllt 15731c <__read_chk@plt+0xf1f48> │ │ │ │ @ instruction: 0xf8cd9000 │ │ │ │ @ instruction: 0xf883b004 │ │ │ │ @ instruction: 0xf1a1b01f │ │ │ │ ldrmi r0, [sl], -ip, lsl #6 │ │ │ │ ldmdavs r8!, {r0, r3, r8, r9, ip, pc} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf01f3930 │ │ │ │ @@ -56906,15 +56878,15 @@ │ │ │ │ tstcs r0, fp, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdacc r2, {r3, r4, fp, sp, lr} │ │ │ │ ldc2l 0, cr15, [ip, #-68] @ 0xffffffbc │ │ │ │ andcs r4, r0, #5439488 @ 0x530000 │ │ │ │ ldrbtmi r4, [r8], #-1553 @ 0xfffff9ef │ │ │ │ - ldc2 7, cr15, [sl, #924] @ 0x39c │ │ │ │ + ldc2 7, cr15, [r8, #924] @ 0x39c │ │ │ │ @ instruction: 0x4680683b │ │ │ │ @ instruction: 0x46184651 │ │ │ │ teqpmi r4, #-1879048182 @ p-variant is OBSOLETE @ 0x9000000a │ │ │ │ stmibvs r6, {r0, r3, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ movwls r6, #2075 @ 0x81b │ │ │ │ @ instruction: 0xf8d92308 │ │ │ │ movwls r2, #4096 @ 0x1000 │ │ │ │ @@ -56923,86 +56895,86 @@ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x4630d155 │ │ │ │ mcr2 0, 3, pc, cr4, cr11, {7} @ │ │ │ │ ldrdcc pc, [r8], -sl @ │ │ │ │ strhle r4, [r3], #-43 @ 0xffffffd5 │ │ │ │ andcs r4, r5, #1097728 @ 0x10c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 10, cr15, cr4, cr7, {6} │ │ │ │ + cdp 7, 13, cr15, cr12, cr7, {6} │ │ │ │ andcs r9, r3, #147456 @ 0x24000 │ │ │ │ tstls r0, r3, lsl #12 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ - blx fe559208 <__read_chk@plt+0xfe4f3e34> │ │ │ │ + blx fe559198 <__read_chk@plt+0xfe4f3dc4> │ │ │ │ ldmdbmi sp!, {r0, r1, r2, r5, sp, lr, pc} │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c74479 │ │ │ │ - ldmdavs ip!, {r1, r2, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs ip!, {r1, r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ andcs r4, r4, r9, asr r6 │ │ │ │ ldrbmi pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ strpl pc, [r0], #1284 @ 0x504 │ │ │ │ cmnpmi ip, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ @ instruction: 0xf1259400 │ │ │ │ smusdx r0, fp, sl │ │ │ │ @ instruction: 0xf503683b │ │ │ │ strbt r5, [fp], r0, asr #6 │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xf7c74479 │ │ │ │ - andcs lr, r3, #124, 28 @ 0x7c0 │ │ │ │ + andcs lr, r3, #180, 28 @ 0xb40 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ - blx 1b59258 <__read_chk@plt+0x1af3e84> │ │ │ │ + blx 1b591e8 <__read_chk@plt+0x1af3e14> │ │ │ │ ldrbmi r2, [r0], -r0, lsl #10 │ │ │ │ cdp2 1, 3, cr15, cr0, cr8, {1} │ │ │ │ smlattcc sl, ip, r6, lr │ │ │ │ addeq r6, r9, r1, asr #1 │ │ │ │ - ldc2l 1, cr15, [r6, #-308]! @ 0xfffffecc │ │ │ │ + ldc2 1, cr15, [lr, #-308] @ 0xfffffecc │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ str r6, [r4, r2, lsl #17] │ │ │ │ tstcs r0, r4, lsr #22 │ │ │ │ andcs r9, r4, r9, lsl #20 │ │ │ │ andmi lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ - blx 1f59288 <__read_chk@plt+0x1ef3eb4> │ │ │ │ + blx 1f59218 <__read_chk@plt+0x1ef3e44> │ │ │ │ andcs lr, r0, r7, ror #15 │ │ │ │ - cdp2 7, 14, cr15, cr6, cr7, {7} │ │ │ │ - blls 396c94 <__read_chk@plt+0x3318c0> │ │ │ │ + cdp2 7, 14, cr15, cr4, cr7, {7} │ │ │ │ + blls 396c24 <__read_chk@plt+0x331850> │ │ │ │ stmdblt fp, {r0, r1, r3, r4, fp, ip, sp, lr} │ │ │ │ smlald r4, r0, sp, r6 │ │ │ │ stmdbls r9, {r0, r9, sl, fp, ip, sp} │ │ │ │ @ instruction: 0x46404632 │ │ │ │ - stmdb ip, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r4, {r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8084628 │ │ │ │ strcs fp, [r1, #-6] │ │ │ │ - blx 1a59170 <__read_chk@plt+0x19f3d9c> │ │ │ │ + blx 1a59100 <__read_chk@plt+0x19f3d2c> │ │ │ │ @ instruction: 0xf7c7e733 │ │ │ │ - svclt 0x0000edcc │ │ │ │ - eorseq r1, r8, sl, asr #27 │ │ │ │ + svclt 0x0000ee04 │ │ │ │ + eorseq r1, r8, sl, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r1, [r8], -sl │ │ │ │ + eorseq r1, r8, sl, lsr #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mlaseq r8, r4, sl, r5 │ │ │ │ - andseq r0, fp, sl, ror #24 │ │ │ │ - andseq r0, fp, r4, ror #24 │ │ │ │ - eorseq r0, lr, r2, asr r6 │ │ │ │ - eorseq r5, r8, ip, asr sl │ │ │ │ - @ instruction: 0x001b7eb8 │ │ │ │ - andseq r3, pc, r2, lsl #4 │ │ │ │ - andseq r7, fp, r2, lsl pc │ │ │ │ - ldrsbteq r1, [r8], -r2 │ │ │ │ - andseq r7, fp, r0, lsr lr │ │ │ │ - andseq r7, fp, r4, lsl #28 │ │ │ │ - andseq r7, fp, sl, lsr #26 │ │ │ │ - andseq r7, fp, r6, lsl sp │ │ │ │ - mulseq fp, ip, ip │ │ │ │ - @ instruction: 0x001b7cdc │ │ │ │ - andseq r7, fp, ip, ror #24 │ │ │ │ + eorseq r5, r8, r4, lsl #22 │ │ │ │ + @ instruction: 0x001b0bb2 │ │ │ │ + andseq r0, fp, ip, lsr #23 │ │ │ │ + eorseq r0, lr, r2, asr #13 │ │ │ │ + eorseq r5, r8, ip, asr #21 │ │ │ │ + andseq r7, fp, ip, asr #27 │ │ │ │ + andseq r3, pc, r6, lsl r1 @ │ │ │ │ + andseq r7, fp, r6, lsr #28 │ │ │ │ + eorseq r1, r8, r2, asr #26 │ │ │ │ + andseq r7, fp, r4, asr #26 │ │ │ │ + andseq r7, fp, r8, lsl sp │ │ │ │ + andseq r7, fp, lr, lsr ip │ │ │ │ + andseq r7, fp, sl, lsr #24 │ │ │ │ + @ instruction: 0x001b7bb0 │ │ │ │ + @ instruction: 0x001b7bf0 │ │ │ │ + andseq r7, fp, r0, lsl #23 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf4080 <__read_chk@plt+0xfeb8ecac> │ │ │ │ + bl febf4010 <__read_chk@plt+0xfeb8ec3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi r4, [r8], -sp, lsl #12 │ │ │ │ stmdavs r3!, {r1, r2, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf0d16959 │ │ │ │ orrlt pc, r0, sp, asr #23 │ │ │ │ mulgt r1, r0, r8 │ │ │ │ @@ -57012,19 +56984,19 @@ │ │ │ │ stceq 0, cr15, [r1], {140} @ 0x8c │ │ │ │ addne pc, r6, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0x4633705a │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ andcs r4, r1, r8, lsl r7 │ │ │ │ svclt 0x0000bd70 │ │ │ │ stmdblt fp!, {r0, r1, fp, ip, sp, lr} │ │ │ │ - blcs 2014f28 <__read_chk@plt+0x1fafb54> │ │ │ │ + blcs 2014eb8 <__read_chk@plt+0x1fafae4> │ │ │ │ stmdavc r3, {r0, r2, r4, ip, lr, pc}^ │ │ │ │ orrslt r3, fp, r1 │ │ │ │ mvnsle r2, r4, lsr #22 │ │ │ │ - blcs 1f7afe4 <__read_chk@plt+0x1f15c10> │ │ │ │ + blcs 1f7af74 <__read_chk@plt+0x1f15ba0> │ │ │ │ stmdavc r2, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ svclt 0x00182a00 │ │ │ │ andle r2, r5, sp, ror sl │ │ │ │ svccs 0x0001f810 │ │ │ │ svclt 0x00182a00 │ │ │ │ mvnsle r2, sp, ror sl │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @@ -57057,30 +57029,30 @@ │ │ │ │ rscsmi pc, r8, #164, 12 @ 0xa400000 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwls sl, #64292 @ 0xfb24 │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf50d603d │ │ │ │ @ instruction: 0x373c5736 │ │ │ │ - blne ff5db2f8 <__read_chk@plt+0xff575f24> │ │ │ │ - blls 474ff4 <__read_chk@plt+0x40fc20> │ │ │ │ + blne ff5db288 <__read_chk@plt+0xff575eb4> │ │ │ │ + blls 474f84 <__read_chk@plt+0x40fbb0> │ │ │ │ @ instruction: 0xf8c94479 │ │ │ │ @ instruction: 0xf8c85000 │ │ │ │ andsvs r5, sp, r0 │ │ │ │ - blcc ff1db30c <__read_chk@plt+0xff175f38> │ │ │ │ + blcc ff1db29c <__read_chk@plt+0xff175ec8> │ │ │ │ andpl pc, r0, lr, asr #17 │ │ │ │ tstls r0, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf50d683b │ │ │ │ tstls r4, #14417920 @ 0xdc0000 │ │ │ │ andpl pc, r0, ip, asr #17 │ │ │ │ tstls r2, #3866624 @ 0x3b0000 │ │ │ │ eorsvs r6, r5, r5, lsl r0 │ │ │ │ - @ instruction: 0xfff0f145 │ │ │ │ + @ instruction: 0xff98f145 │ │ │ │ @ instruction: 0xf88b9b08 │ │ │ │ - blcs 1f0fb8 <__read_chk@plt+0x18bbe4> │ │ │ │ + blcs 1f0f48 <__read_chk@plt+0x18bb74> │ │ │ │ bicmi pc, ip, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf6a4701d │ │ │ │ andsvc r4, sp, ip, ror #7 │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ tstls r1, #45088768 @ 0x2b00000 │ │ │ │ @ instruction: 0xf8bad04b │ │ │ │ @ instruction: 0xf01330b0 │ │ │ │ @@ -57091,17 +57063,17 @@ │ │ │ │ andsls r3, r8, #56, 2 │ │ │ │ ldmibcc r0, {r0, r2, r3, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstls sl, r9, lsl #16 │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ ldrmi r8, [r9], -ip, rrx │ │ │ │ @ instruction: 0xf8df9317 │ │ │ │ @ instruction: 0xf50d3b5c │ │ │ │ - bls 4b363c <__read_chk@plt+0x44e268> │ │ │ │ + bls 4b35cc <__read_chk@plt+0x44e1f8> │ │ │ │ ldmdbeq r0, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blpl 14db388 <__read_chk@plt+0x1475fb4> │ │ │ │ + blpl 14db318 <__read_chk@plt+0x1475f44> │ │ │ │ ldmpl r7, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r7, pc, lsl fp │ │ │ │ tstne r8, sp, asr #19 │ │ │ │ movwls r9, #37148 @ 0x911c │ │ │ │ movwcs r9, #7692 @ 0x1e0c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d9300 │ │ │ │ @@ -57113,65 +57085,65 @@ │ │ │ │ ldrbtmi r3, [fp], #-2852 @ 0xfffff4dc │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ @ instruction: 0x46483b1c │ │ │ │ ldrbtmi r9, [fp], #-1281 @ 0xfffffaff │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - svc 0x003cf7c7 │ │ │ │ + svc 0x0074f7c7 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ tstls sl, #0, 6 │ │ │ │ @ instruction: 0xf8dfe380 │ │ │ │ - bls 4abc2c <__read_chk@plt+0x446858> │ │ │ │ + bls 4abbbc <__read_chk@plt+0x4467e8> │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r6, r3, r8 @ │ │ │ │ strle r0, [r3, #-1938]! @ 0xfffff86e │ │ │ │ - bne ffadb3fc <__read_chk@plt+0xffa76028> │ │ │ │ + bne ffadb38c <__read_chk@plt+0xffa75fb8> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c74479 │ │ │ │ - andcs lr, r5, #1152 @ 0x480 │ │ │ │ + andcs lr, r5, #4736 @ 0x1280 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0662004 │ │ │ │ strcs pc, [r0, #-3059] @ 0xfffff40d │ │ │ │ - bcs ff4db418 <__read_chk@plt+0xff476044> │ │ │ │ + bcs ff4db3a8 <__read_chk@plt+0xff475fd4> │ │ │ │ teqppl r6, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - bcc fe9db420 <__read_chk@plt+0xfe97604c> │ │ │ │ + bcc fe9db3b0 <__read_chk@plt+0xfe975fdc> │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbhi pc, [sp], -r1, asr #32 @ │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ andlt r5, r5, r6, lsr sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bcs c3920 <__read_chk@plt+0x5e54c> │ │ │ │ + bcs c38b0 <__read_chk@plt+0x5e4dc> │ │ │ │ ldrhi pc, [r4, -r0]! │ │ │ │ bicsle r2, r5, r1, lsl #20 │ │ │ │ adcscc pc, ip, #13828096 @ 0xd30000 │ │ │ │ - blls 6c1d38 <__read_chk@plt+0x65c964> │ │ │ │ + blls 6c1cc8 <__read_chk@plt+0x65c8f4> │ │ │ │ sbcle r2, pc, r0, lsl #22 │ │ │ │ smmlaeq lr, fp, lr, r7 │ │ │ │ ldrthi pc, [r8], #-257 @ 0xfffffeff @ │ │ │ │ strble r0, [r9], #2013 @ 0x7dd │ │ │ │ andscc lr, r1, #3620864 @ 0x374000 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9dcfc <__read_chk@plt+0x38928> │ │ │ │ + blcs 9dc8c <__read_chk@plt+0x388b8> │ │ │ │ addshi pc, r2, #64 @ 0x40 │ │ │ │ stmibpl lr, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf109aa34 │ │ │ │ tstls r7, #16, 18 @ 0x40000 │ │ │ │ movwls r9, #29454 @ 0x730e │ │ │ │ tstls r5, #1677721600 @ 0x64000000 │ │ │ │ andsls sl, ip, #39936 @ 0x9c00 │ │ │ │ @ instruction: 0xf50d930c │ │ │ │ movwls r6, #45917 @ 0xb35d │ │ │ │ movwls sl, #39711 @ 0x9b1f │ │ │ │ - bcc 13db4a0 <__read_chk@plt+0x13760cc> │ │ │ │ + bcc 13db430 <__read_chk@plt+0x137605c> │ │ │ │ @ instruction: 0xf8df2500 │ │ │ │ ldrbtmi r8, [fp], #-2636 @ 0xfffff5b4 │ │ │ │ @ instruction: 0xf50d931a │ │ │ │ @ instruction: 0xf8cd5336 │ │ │ │ teqcc r8, #108 @ 0x6c │ │ │ │ ldrsbtge pc, [r8], -sp @ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @@ -57180,57 +57152,57 @@ │ │ │ │ @ instruction: 0xf1089313 │ │ │ │ movwls r0, #54044 @ 0xd31c │ │ │ │ stmib r8, {r0, r1, r4, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8035507 │ │ │ │ @ instruction: 0xf8df5c04 │ │ │ │ ldrbtmi r3, [fp], #-2588 @ 0xfffff5e4 │ │ │ │ movwcc lr, #39368 @ 0x99c8 │ │ │ │ - blcs 203d88 <__read_chk@plt+0x19e9b4> │ │ │ │ + blcs 203d18 <__read_chk@plt+0x19e944> │ │ │ │ ldmdavs fp!, {r1, r2, r3, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdeq pc, [ip], #131 @ 0x83 @ │ │ │ │ stmdavc r3, {r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0012b7b │ │ │ │ - blcs b3d684 <__read_chk@plt+0xad82b0> │ │ │ │ + blcs b3d614 <__read_chk@plt+0xad8240> │ │ │ │ ldrbhi pc, [r7, -r0] @ │ │ │ │ andcs r9, r0, #1703936 @ 0x1a0000 │ │ │ │ @ instruction: 0x46064694 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xf8df6819 │ │ │ │ ldrbtmi r3, [fp], #-2532 @ 0xfffff61c │ │ │ │ @ instruction: 0x2c0be9c3 │ │ │ │ andeq pc, r1, #138 @ 0x8a │ │ │ │ andvs lr, sp, r3, asr #19 │ │ │ │ streq pc, [r1], -r2 │ │ │ │ svclt 0x00142900 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ - bcs 9d9bc <__read_chk@plt+0x385e8> │ │ │ │ + bcs 9d94c <__read_chk@plt+0x38578> │ │ │ │ orrshi pc, fp, r0 │ │ │ │ stmibcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [sl], #-23 @ 0xffffffe9 │ │ │ │ @ instruction: 0xf8df645a │ │ │ │ ldrbtmi r2, [sl], #-2492 @ 0xfffff644 │ │ │ │ andcs r6, r0, #-1711276032 @ 0x9a000000 │ │ │ │ andscs lr, r4, #3194880 @ 0x30c000 │ │ │ │ andcs r6, sp, #645922816 @ 0x26800000 │ │ │ │ andeq lr, pc, #3194880 @ 0x30c000 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf1ba64da │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blls 2bd850 <__read_chk@plt+0x25847c> │ │ │ │ + blls 2bd7e0 <__read_chk@plt+0x25840c> │ │ │ │ @ instruction: 0xf0012b05 │ │ │ │ @ instruction: 0xf8df80ca │ │ │ │ andcs r1, r5, #148, 18 @ 0x250000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrrc 7, 12, pc, r6, cr7 @ │ │ │ │ + stc 7, cr15, [lr], {199} @ 0xc7 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ ldrmi r9, [r9], -r0 │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ - cdp 7, 6, cr15, cr2, cr7, {6} │ │ │ │ + cdp 7, 9, cr15, cr10, cr7, {6} │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ @ instruction: 0xf6a43bb8 │ │ │ │ movwcs r5, #532 @ 0x214 │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ andsvs r9, r3, lr, lsl #6 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -57238,15 +57210,15 @@ │ │ │ │ ldmvs r9, {r3, r4, r6, r9, sl, lr}^ │ │ │ │ stmib sp, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ submi r5, r9, #134217728 @ 0x8000000 │ │ │ │ movwls r9, #6925 @ 0x1b0d │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ @ instruction: 0xf8cd3338 │ │ │ │ ldmdavs fp, {ip, pc} │ │ │ │ - blx 259772 <__read_chk@plt+0x1f439e> │ │ │ │ + blx fec59700 <__read_chk@plt+0xfebf432c> │ │ │ │ ldrbmi r4, [r8], -r6, lsl #12 │ │ │ │ stc2l 1, cr15, [ip], #-180 @ 0xffffff4c │ │ │ │ stmdbls fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf1274658 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ orrshi pc, r4, #65 @ 0x41 │ │ │ │ @@ -57255,15 +57227,15 @@ │ │ │ │ mulcc r1, fp, r8 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs r9!, {r0, r2, r3, r4, r5, r7, r8, pc} │ │ │ │ @ instruction: 0x31244658 │ │ │ │ @ instruction: 0xff2cf140 │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0xf89b83a8 │ │ │ │ - blcs 1f69294 <__read_chk@plt+0x1f03ec0> │ │ │ │ + blcs 1f69224 <__read_chk@plt+0x1f03e50> │ │ │ │ tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ stmiale r3, {r0, r2, r3, r9, sl, fp, sp}^ │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ ldrmi r2, [r3], #-38 @ 0xffffffda │ │ │ │ svclt 0x00004718 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ @@ -57281,139 +57253,139 @@ │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ svceq 0x0000f1ba │ │ │ │ mvnhi pc, r0 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14c0010 │ │ │ │ - @ instruction: 0xf04ffc9f │ │ │ │ + @ instruction: 0xf04ffc47 │ │ │ │ str r0, [r7, -r0, lsl #20]! │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ teqcc r8, #88, 12 @ 0x5800000 │ │ │ │ - blls 577374 <__read_chk@plt+0x511fa0> │ │ │ │ + blls 577304 <__read_chk@plt+0x511f30> │ │ │ │ @ instruction: 0xf7c71f19 │ │ │ │ - @ instruction: 0xf6a4eece │ │ │ │ + @ instruction: 0xf6a4ef06 │ │ │ │ ldmdavs fp!, {r2, r4, r8, ip, lr} │ │ │ │ @ instruction: 0xf503680a │ │ │ │ @ instruction: 0xf0425340 │ │ │ │ andvs r0, sl, r0, asr #4 │ │ │ │ @ instruction: 0xf5a4e781 │ │ │ │ ldmdavs r8, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ - blls 2bd8c4 <__read_chk@plt+0x2584f0> │ │ │ │ + blls 2bd854 <__read_chk@plt+0x258480> │ │ │ │ @ instruction: 0xf0012b05 │ │ │ │ @ instruction: 0xf8df8301 │ │ │ │ andcs r1, r5, #80, 16 @ 0x500000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fed5b264 <__read_chk@plt+0xfecf5e90> │ │ │ │ + bl ffb5b1f4 <__read_chk@plt+0xffaf5e20> │ │ │ │ stmdacc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bls 4aeb54 <__read_chk@plt+0x449780> │ │ │ │ + bls 4aeae4 <__read_chk@plt+0x449710> │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x4618931d │ │ │ │ stc2l 0, cr15, [lr], #24 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ smmlsr ip, r4, r0, r2 │ │ │ │ - blcs 203f94 <__read_chk@plt+0x19ebc0> │ │ │ │ + blcs 203f24 <__read_chk@plt+0x19eb50> │ │ │ │ andhi pc, sp, r1 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c74479 │ │ │ │ - @ instruction: 0x4603eb94 │ │ │ │ + strmi lr, [r3], -ip, asr #23 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf0662004 │ │ │ │ @ instruction: 0xf5a4fa75 │ │ │ │ ldmdavs fp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ - blls 489828 <__read_chk@plt+0x424454> │ │ │ │ + blls 4897b8 <__read_chk@plt+0x4243e4> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - mcrr2 1, 4, pc, sl, cr12 @ │ │ │ │ - blcs c3fe0 <__read_chk@plt+0x5ec0c> │ │ │ │ + blx ffd59866 <__read_chk@plt+0xffcf4492> │ │ │ │ + blcs c3f70 <__read_chk@plt+0x5eb9c> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr5, cr15, {1} │ │ │ │ movwpl pc, #34468 @ 0x86a4 @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14c0008 │ │ │ │ - @ instruction: 0xf6a4fc3d │ │ │ │ + @ instruction: 0xf6a4fbe5 │ │ │ │ ldmdavs fp, {r2, r8, r9, ip, lr} │ │ │ │ - blls 489834 <__read_chk@plt+0x424460> │ │ │ │ + blls 4897c4 <__read_chk@plt+0x4243f0> │ │ │ │ @ instruction: 0xf14c1f18 │ │ │ │ - stmdals pc, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - ldc2 1, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ + blx ff6d989a <__read_chk@plt+0xff6744c6> │ │ │ │ ldrbtmi pc, [ip], #1700 @ 0x6a4 @ │ │ │ │ - blcs b746c <__read_chk@plt+0x52098> │ │ │ │ + blcs b73fc <__read_chk@plt+0x52028> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr9, cr15, {1} │ │ │ │ @ instruction: 0xf1a39b1c │ │ │ │ @ instruction: 0xf14c003c │ │ │ │ - ldrb pc, [r2], -r5, lsr #24 @ │ │ │ │ + ldrb pc, [r2], -sp, asr #23 @ │ │ │ │ tstpvs sp, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ ldmib sp, {r2, r3, r8, r9, ip, pc}^ │ │ │ │ strcs r3, [r0, #-529] @ 0xfffffdef │ │ │ │ eorsge pc, r8, sp, asr #17 │ │ │ │ svclt 0x000c42aa │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ @ instruction: 0xf8dd0301 │ │ │ │ ldrls sl, [sl], -ip, rrx │ │ │ │ ldmibpl r0, {r0, r2, r3, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - blcs c2088 <__read_chk@plt+0x5ccb4> │ │ │ │ + blcs c2018 <__read_chk@plt+0x5cc44> │ │ │ │ msrhi SPSR_x, r0, asr #32 │ │ │ │ @ instruction: 0xf7c74658 │ │ │ │ - blls 45895c <__read_chk@plt+0x3f3588> │ │ │ │ + blls 4589cc <__read_chk@plt+0x3f35f8> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ bichi pc, r5, #1 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf5a48300 │ │ │ │ ldmdavs fp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 2be888 <__read_chk@plt+0x2594b4> │ │ │ │ + blls 2be818 <__read_chk@plt+0x259444> │ │ │ │ @ instruction: 0xf0012b05 │ │ │ │ movwcs r8, #8489 @ 0x2129 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldmdbge r4!, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0x46582319 │ │ │ │ ldc2 1, cr15, [sl], {45} @ 0x2d │ │ │ │ strmi r9, [r6], -ip, lsl #22 │ │ │ │ - blcs bb4cc <__read_chk@plt+0x560f8> │ │ │ │ + blcs bb45c <__read_chk@plt+0x56088> │ │ │ │ ldrbthi pc, [r9], #-1 @ │ │ │ │ @ instruction: 0x5730f8df │ │ │ │ movwcs r4, #5245 @ 0x147d │ │ │ │ movwls r9, #2060 @ 0x80c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d2314 │ │ │ │ @ instruction: 0xf12d61ba │ │ │ │ - blls 3dc49c <__read_chk@plt+0x3770c8> │ │ │ │ - blcs bb4f0 <__read_chk@plt+0x5611c> │ │ │ │ + blls 3dc42c <__read_chk@plt+0x377058> │ │ │ │ + blcs bb480 <__read_chk@plt+0x560ac> │ │ │ │ strbthi pc, [fp], #-1 @ │ │ │ │ @ instruction: 0x3710f8df │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r1, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0x3708f8df │ │ │ │ stmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ ldrbtmi r6, [fp], #-1281 @ 0xfffffaff │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - ldc 7, cr15, [r4, #-796] @ 0xfffffce4 │ │ │ │ + stcl 7, cr15, [ip, #-796] @ 0xfffffce4 │ │ │ │ tstls sl, #0, 6 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ stclt 0, cr15, [sl, #-0] │ │ │ │ mulcc r1, fp, r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldrbmi sl, [r8], -fp, ror #29 │ │ │ │ - ldcl 7, cr15, [sl], #796 @ 0x31c │ │ │ │ + ldc 7, cr15, [r2, #-796]! @ 0xfffffce4 │ │ │ │ @ instruction: 0xf81b3801 │ │ │ │ - blcs 1fe94d0 <__read_chk@plt+0x1f840fc> │ │ │ │ + blcs 1fe9460 <__read_chk@plt+0x1f8408c> │ │ │ │ mcrge 4, 7, pc, cr2, cr15, {3} @ │ │ │ │ @ instruction: 0xf80b2300 │ │ │ │ @ instruction: 0xf89b3000 │ │ │ │ - blcs a94e0 <__read_chk@plt+0x4410c> │ │ │ │ + blcs a9470 <__read_chk@plt+0x4409c> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr10, cr15, {1} │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r6, r9, sl, lr}^ │ │ │ │ - blcs 11b4f8 <__read_chk@plt+0xb6124> │ │ │ │ + blcs 11b488 <__read_chk@plt+0xb60b4> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0xf1bae6d2 │ │ │ │ suble r0, r7, r0, lsl #30 │ │ │ │ andscs lr, r4, #3194880 @ 0x30c000 │ │ │ │ ldrvs r2, [sl, #279] @ 0x117 │ │ │ │ ssatcs pc, #1, pc, asr #17 @ │ │ │ │ ldrbvs r4, [sl], #-1146 @ 0xfffffb86 │ │ │ │ @@ -57421,56 +57393,56 @@ │ │ │ │ ldrvs r4, [sl], #1146 @ 0x47a │ │ │ │ stmib r3, {r0, r2, r3, r9, sp}^ │ │ │ │ @ instruction: 0xf04f120f │ │ │ │ ldrbvs r3, [sl], #767 @ 0x2ff │ │ │ │ pkhtbne pc, ip, pc, asr #17 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ - b ff0db448 <__read_chk@plt+0xff076074> │ │ │ │ + b ffedb3d8 <__read_chk@plt+0xffe76004> │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strbmi r9, [r8], -r0 │ │ │ │ - stcl 7, cr15, [ip], {199} @ 0xc7 │ │ │ │ - blvs feedb764 <__read_chk@plt+0xfee76390> │ │ │ │ + stc 7, cr15, [r4, #-796] @ 0xfffffce4 │ │ │ │ + blvs feedb6f4 <__read_chk@plt+0xfee76320> │ │ │ │ andscc lr, r1, #3620864 @ 0x374000 │ │ │ │ svclt 0x000c42b2 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9e154 <__read_chk@plt+0x38d80> │ │ │ │ + blcs 9e0e4 <__read_chk@plt+0x38d10> │ │ │ │ mcrge 4, 3, pc, cr1, cr15, {1} @ │ │ │ │ movwpl pc, #34468 @ 0x86a4 @ │ │ │ │ ldmdavs r9, {r6, r9, sp} │ │ │ │ tstppl r4, #164, 12 @ p-variant is OBSOLETE @ 0xa400000 │ │ │ │ stmdbcs r0, {r1, r3, r4, sp, lr} │ │ │ │ @ instruction: 0xf50dd044 │ │ │ │ @ instruction: 0x46585336 │ │ │ │ ldmdavs sl, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ - ldc 7, cr15, [ip, #796] @ 0x31c │ │ │ │ + ldcl 7, cr15, [r4, #796] @ 0x31c │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf803445b │ │ │ │ movwcs r6, #7169 @ 0x1c01 │ │ │ │ strb r9, [sp], -lr, lsl #6 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ - bge 4d7c9c <__read_chk@plt+0x4728c8> │ │ │ │ + bge 4d7c2c <__read_chk@plt+0x472858> │ │ │ │ subge pc, r8, r3, asr #17 │ │ │ │ stmdbcs r0, {r1, r3, r4, r6, r7, r8, r9, sp, lr} │ │ │ │ mcrge 4, 1, pc, cr7, cr15, {1} @ │ │ │ │ @ instruction: 0x1610f8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7c72000 │ │ │ │ - @ instruction: 0xf640ea82 │ │ │ │ + @ instruction: 0xf640eaba │ │ │ │ andcs r3, r1, #-469762046 @ 0xe4000002 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ @ instruction: 0xf7c74648 │ │ │ │ - movwcs lr, #3214 @ 0xc8e │ │ │ │ + movwcs lr, #3270 @ 0xcc6 │ │ │ │ @ instruction: 0x2111e9dd │ │ │ │ - blcc feedb7e8 <__read_chk@plt+0xfee76414> │ │ │ │ + blcc feedb778 <__read_chk@plt+0xfee763a4> │ │ │ │ svclt 0x000c4299 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ - bcs 9ddd4 <__read_chk@plt+0x38a00> │ │ │ │ + bcs 9dd64 <__read_chk@plt+0x38990> │ │ │ │ mcrge 4, 1, pc, cr1, cr15, {1} @ │ │ │ │ @ instruction: 0xf6a4990f │ │ │ │ subcs r5, r0, r4, lsl r2 │ │ │ │ andsvs r6, r0, r9, lsl #16 │ │ │ │ svclt 0x000c2900 │ │ │ │ @ instruction: 0xf0062600 │ │ │ │ cdpcs 6, 0, cr0, cr0, cr1, {0} │ │ │ │ @@ -57478,78 +57450,78 @@ │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ strb r3, [r4, r0] │ │ │ │ ldrne pc, [r8, #2271]! @ 0x8df │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ stc2 1, cr15, [sl], #-180 @ 0xffffff4c │ │ │ │ stmdacs r0, {r0, r2, r4, ip, pc} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr9, cr15, {1} │ │ │ │ - blcs bb71c <__read_chk@plt+0x56348> │ │ │ │ + blcs bb6ac <__read_chk@plt+0x562d8> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr5, cr15, {1} │ │ │ │ @ instruction: 0xf8dd1c46 │ │ │ │ - bl fea457cc <__read_chk@plt+0xfe9e03f8> │ │ │ │ + bl fea4575c <__read_chk@plt+0xfe9e0388> │ │ │ │ teq lr, fp, lsl #12 │ │ │ │ ldrbmi pc, [r8, #1700]! @ 0x6a4 @ │ │ │ │ @ instruction: 0xf1654610 │ │ │ │ - eorvs pc, r8, sp, asr #28 │ │ │ │ - blx fe259ae4 <__read_chk@plt+0xfe1f4710> │ │ │ │ + strdvs pc, [r8], -r5 @ │ │ │ │ + blx fe259a74 <__read_chk@plt+0xfe1f46a0> │ │ │ │ cmppvs sp, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ stmdavs r8!, {r2, r4, r5, r8, r9, fp, sp, pc} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - blge a822b0 <__read_chk@plt+0xa1cedc> │ │ │ │ + blge a82240 <__read_chk@plt+0xa1ce6c> │ │ │ │ tstls fp, lr, lsl #12 │ │ │ │ @ instruction: 0xf126930c │ │ │ │ andls pc, lr, r9, ror #30 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavc r3!, {r5, r6, r9, sl, pc} │ │ │ │ @ instruction: 0xf0012b7b │ │ │ │ - blcs b3d794 <__read_chk@plt+0xad83c0> │ │ │ │ + blcs b3d724 <__read_chk@plt+0xad8350> │ │ │ │ subhi pc, r6, r1 │ │ │ │ movwpl pc, #34468 @ 0x86a4 @ │ │ │ │ - blcs b76d4 <__read_chk@plt+0x52300> │ │ │ │ + blcs b7664 <__read_chk@plt+0x52290> │ │ │ │ addshi pc, r7, #1 │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ bicshi pc, r1, r1 │ │ │ │ - bcs 1f7b6a4 <__read_chk@plt+0x1f162d0> │ │ │ │ + bcs 1f7b634 <__read_chk@plt+0x1f16260> │ │ │ │ rsbshi pc, lr, r1 │ │ │ │ @ instruction: 0xf0012a2a │ │ │ │ - blls 47e000 <__read_chk@plt+0x418c2c> │ │ │ │ - blcs b76f8 <__read_chk@plt+0x52324> │ │ │ │ + blls 47df90 <__read_chk@plt+0x418bbc> │ │ │ │ + blcs b7688 <__read_chk@plt+0x522b4> │ │ │ │ bichi pc, sl, r1 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 5fefdc <__read_chk@plt+0x599c08> │ │ │ │ + blls 5fef6c <__read_chk@plt+0x599b98> │ │ │ │ stmibpl lr, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ movwls r9, #29463 @ 0x7317 │ │ │ │ ldmdbeq r0, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blge 882318 <__read_chk@plt+0x81cf44> │ │ │ │ + blge 8822a8 <__read_chk@plt+0x81ced4> │ │ │ │ ldr r9, [r3, #-777]! @ 0xfffffcf7 │ │ │ │ cmnlt r3, lr, lsl #22 │ │ │ │ @ instruction: 0xf6a49e0f │ │ │ │ @ instruction: 0xf6a443fc │ │ │ │ @ instruction: 0xf6a45208 │ │ │ │ ldmdavs r1!, {r2, ip, lr} │ │ │ │ ldmdavs sl, {r0, r4, sp, lr} │ │ │ │ andge pc, r0, r6, asr #17 │ │ │ │ andge pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf04f6002 │ │ │ │ ldr r0, [r7, #-2561]! @ 0xfffff5ff │ │ │ │ - blcs c431c <__read_chk@plt+0x5ef48> │ │ │ │ + blcs c42ac <__read_chk@plt+0x5eed8> │ │ │ │ orrshi pc, r2, #0 │ │ │ │ movwpl pc, #18084 @ 0x46a4 @ │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ orrshi pc, r8, r0 │ │ │ │ @ instruction: 0xf44f9e0c │ │ │ │ ldrtmi r6, [r0], -r0, lsl #5 │ │ │ │ - ldcl 7, cr15, [r6], {199} @ 0xc7 │ │ │ │ + stc 7, cr15, [lr, #-796] @ 0xfffffce4 │ │ │ │ @ instruction: 0xf8864658 │ │ │ │ @ instruction: 0xf7c753ff │ │ │ │ - stmdacs r0, {r1, r3, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r4, sl, fp, sp, lr, pc} │ │ │ │ orrshi pc, r0, r0, asr #32 │ │ │ │ ldmdavc fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ @ instruction: 0xf8df807c │ │ │ │ ldrbtmi r5, [sp], #-1180 @ 0xfffffb64 │ │ │ │ movwcs r9, #7692 @ 0x1e0c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @@ -57562,120 +57534,120 @@ │ │ │ │ ldrbtmi r3, [fp], #-1148 @ 0xfffffb84 │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ @ instruction: 0x46483474 │ │ │ │ ldrbtmi r9, [fp], #-1281 @ 0xfffffaff │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - bl fef5b67c <__read_chk@plt+0xfeef62a8> │ │ │ │ + bl ffd5b60c <__read_chk@plt+0xffcf6238> │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ tstls sl, #67108864 @ 0x4000000 │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ teqcc r8, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xf8892600 │ │ │ │ ldmdavs fp, {r3, r4, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf8df931b │ │ │ │ strls r3, [fp], -r8, asr #8 │ │ │ │ cmncc r0, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf8df930d │ │ │ │ ldrbtmi r3, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ - bls 2823dc <__read_chk@plt+0x21d008> │ │ │ │ + bls 28236c <__read_chk@plt+0x21cf98> │ │ │ │ mulcc r0, r9, r8 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8239 │ │ │ │ - blcs 1226860 <__read_chk@plt+0x11c148c> │ │ │ │ + blcs 12267f0 <__read_chk@plt+0x11c141c> │ │ │ │ strtne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf00066d1 │ │ │ │ ldmdavs fp!, {r1, r5, r6, r9, pc} │ │ │ │ ldrpl pc, [r4, #-1700] @ 0xfffff95c │ │ │ │ strbcs r4, [r0], -r0, asr #12 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8da68d9 │ │ │ │ submi r3, r9, #0 │ │ │ │ - blls 2fc034 <__read_chk@plt+0x296c60> │ │ │ │ - blls 4423dc <__read_chk@plt+0x3dd008> │ │ │ │ + blls 2fbfc4 <__read_chk@plt+0x296bf0> │ │ │ │ + blls 44236c <__read_chk@plt+0x3dcf98> │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - bls 3de3e4 <__read_chk@plt+0x379010> │ │ │ │ + bls 3de374 <__read_chk@plt+0x378fa0> │ │ │ │ svclt 0x00182b00 │ │ │ │ andcs r4, r0, #19922944 @ 0x1300000 │ │ │ │ andls r9, r2, #67108864 @ 0x4000000 │ │ │ │ eorvs r9, lr, sl, lsl #22 │ │ │ │ - @ instruction: 0xf834f148 │ │ │ │ + @ instruction: 0xffdcf147 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ cmpphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdavc fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf898b123 │ │ │ │ - blcs a9808 <__read_chk@plt+0x44434> │ │ │ │ + blcs a9798 <__read_chk@plt+0x443c4> │ │ │ │ subhi pc, pc, #0 │ │ │ │ @ instruction: 0xf12d4640 │ │ │ │ - blls 39be50 <__read_chk@plt+0x336a7c> │ │ │ │ + blls 39bde0 <__read_chk@plt+0x336a0c> │ │ │ │ @ instruction: 0xf89bb123 │ │ │ │ - blcs 1f6981c <__read_chk@plt+0x1f04448> │ │ │ │ + blcs 1f697ac <__read_chk@plt+0x1f043d8> │ │ │ │ rschi pc, r6, #0 │ │ │ │ - blcs 204444 <__read_chk@plt+0x19f070> │ │ │ │ + blcs 2043d4 <__read_chk@plt+0x19f000> │ │ │ │ @ instruction: 0xf8bad004 │ │ │ │ @ instruction: 0x079d30b0 │ │ │ │ mvnshi pc, r0, asr #2 │ │ │ │ muleq r0, r8, r8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r9!, {r0, r1, r6, r8, pc} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ msrcc CPSR_, r1 @ │ │ │ │ biceq pc, r0, #201326595 @ 0xc000003 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ svclt 0x0014282e │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9e45c <__read_chk@plt+0x39088> │ │ │ │ + blcs 9e3ec <__read_chk@plt+0x39018> │ │ │ │ subshi pc, r2, #64 @ 0x40 │ │ │ │ mulcc r1, r8, r8 │ │ │ │ andeq pc, r1, #8, 2 │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldrmi r8, [r8], -r6, lsl #1 │ │ │ │ @ instruction: 0xf8124615 │ │ │ │ - blcs ad478 <__read_chk@plt+0x480a4> │ │ │ │ + blcs ad408 <__read_chk@plt+0x48034> │ │ │ │ ldrls sp, [r5, #-505] @ 0xfffffe07 │ │ │ │ - blcs c4498 <__read_chk@plt+0x5f0c4> │ │ │ │ + blcs c4428 <__read_chk@plt+0x5f054> │ │ │ │ rscshi pc, r9, r1, asr #32 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ addmi r7, r3, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0x81aef000 │ │ │ │ - blls 7450bc <__read_chk@plt+0x6dfce8> │ │ │ │ + blls 74504c <__read_chk@plt+0x6dfc78> │ │ │ │ @ instruction: 0xf5a4b12b │ │ │ │ ldmdavs fp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blls 67dcd8 <__read_chk@plt+0x618904> │ │ │ │ + blls 67dc68 <__read_chk@plt+0x618894> │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ @ instruction: 0xf7c70800 │ │ │ │ - @ instruction: 0xf889eb08 │ │ │ │ + @ instruction: 0xf889eb40 │ │ │ │ strmi r8, [r6], -r0 │ │ │ │ stmdacs r0, {r0, r1, r2, ip, pc} │ │ │ │ mvnhi pc, #64 @ 0x40 │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ teqcc r8, #448 @ 0x1c0 │ │ │ │ stmdaeq r5, {r0, r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - blne 1777938 <__read_chk@plt+0x1712564> │ │ │ │ + blne 17778c8 <__read_chk@plt+0x17124f4> │ │ │ │ @ instruction: 0xf6a49307 │ │ │ │ stmib sp, {r2, r4, r8, r9, ip, lr}^ │ │ │ │ - blls 32b100 <__read_chk@plt+0x2c5d2c> │ │ │ │ + blls 32b090 <__read_chk@plt+0x2c5cbc> │ │ │ │ strbmi r2, [r0], -r0, asr #4 │ │ │ │ andcs r6, r0, #26 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ movwls r9, #15113 @ 0x3b09 │ │ │ │ movwcs r4, #585 @ 0x249 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ @ instruction: 0xf1479b07 │ │ │ │ - strmi pc, [r6], -sp, lsr #31 │ │ │ │ + @ instruction: 0x4606ff55 │ │ │ │ @ instruction: 0xf12d4640 │ │ │ │ tstplt sp, r3, lsl r9 @ p-variant is OBSOLETE │ │ │ │ mulcc r0, fp, r8 │ │ │ │ suble r2, r9, fp, ror fp │ │ │ │ cmnle sp, r0, lsl #28 │ │ │ │ mulcc r0, r8, r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -57685,207 +57657,207 @@ │ │ │ │ bichi pc, sl, r0 │ │ │ │ rscpl pc, ip, sp, lsl #10 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4651465a │ │ │ │ @ instruction: 0xf0b5300c │ │ │ │ @ instruction: 0xf44fffd1 │ │ │ │ @ instruction: 0xf1281100 │ │ │ │ - bls 5dd580 <__read_chk@plt+0x5781ac> │ │ │ │ + bls 5dd510 <__read_chk@plt+0x57813c> │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ - bcs c1980 <__read_chk@plt+0x5c5ac> │ │ │ │ + bcs c1910 <__read_chk@plt+0x5c53c> │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 2be2a0 <__read_chk@plt+0x258ecc> │ │ │ │ + blls 2be230 <__read_chk@plt+0x258e5c> │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ @ instruction: 0xf8ba81e1 │ │ │ │ @ instruction: 0x079930b0 │ │ │ │ rschi pc, r5, #0, 2 │ │ │ │ ldrbmi r9, [sl], -fp, lsl #18 │ │ │ │ @ instruction: 0xf0b64650 │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ mvnhi pc, #64 @ 0x40 │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ @ instruction: 0xf100079a │ │ │ │ @ instruction: 0xf5a483dd │ │ │ │ stmdavs r3!, {r0, r4, r6, sl, sp, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 488794 <__read_chk@plt+0x4233c0> │ │ │ │ + blls 488724 <__read_chk@plt+0x423350> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf94af14c │ │ │ │ - bllt 1e9b9a4 <__read_chk@plt+0x1e365d0> │ │ │ │ + @ instruction: 0xf8f2f14c │ │ │ │ + bllt 1e9b934 <__read_chk@plt+0x1e36560> │ │ │ │ @ instruction: 0xf16b4640 │ │ │ │ - @ instruction: 0xf5a4f9e3 │ │ │ │ + @ instruction: 0xf5a4f98b │ │ │ │ andls r6, ip, pc, asr #6 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ vst4.32 {d29-d32}, [pc :128], ip │ │ │ │ strbmi r7, [r1], -r5, lsl #5 │ │ │ │ - blge dc7a88 <__read_chk@plt+0xd626b4> │ │ │ │ + blge dc7a18 <__read_chk@plt+0xd62644> │ │ │ │ @ instruction: 0xf7c7930d │ │ │ │ - bls 298794 <__read_chk@plt+0x2333c0> │ │ │ │ + bls 298804 <__read_chk@plt+0x233430> │ │ │ │ stmdbls ip, {r6, r9, sl, lr} │ │ │ │ - bl 1bdb8f0 <__read_chk@plt+0x1b7651c> │ │ │ │ + bl fe9db880 <__read_chk@plt+0xfe9764ac> │ │ │ │ @ instruction: 0xf04f9b0d │ │ │ │ @ instruction: 0xf1a30200 │ │ │ │ @ instruction: 0xf50d0030 │ │ │ │ teqcc r8, #-671088640 @ 0xd8000000 │ │ │ │ ldrbmi r6, [fp], #-2075 @ 0xfffff7e5 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ - @ instruction: 0xf924f14c │ │ │ │ + @ instruction: 0xf8ccf14c │ │ │ │ addsle r2, r1, r0, lsl #28 │ │ │ │ @ instruction: 0xf0002e03 │ │ │ │ cdpcs 5, 0, cr8, cr1, cr6, {0} │ │ │ │ @ instruction: 0xf89bd004 │ │ │ │ - blcs a9a04 <__read_chk@plt+0x44630> │ │ │ │ + blcs a9994 <__read_chk@plt+0x445c0> │ │ │ │ svcge 0x0067f47f │ │ │ │ andcs r4, r5, #1867776 @ 0x1c8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda ip, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r4, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xff2ef065 │ │ │ │ - bllt f1ba20 <__read_chk@plt+0xeb664c> │ │ │ │ + bllt f1b9b0 <__read_chk@plt+0xeb65dc> │ │ │ │ @ instruction: 0xf7c74658 │ │ │ │ - stmdacs r0, {r1, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r7, r9, fp, sp, lr, pc} │ │ │ │ strthi pc, [r4], -r0 │ │ │ │ movwcs r4, #9856 @ 0x2680 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldmdbge r4!, {r8, r9, ip, pc}^ │ │ │ │ ldrbmi r2, [r8], -pc, lsl #6 │ │ │ │ @ instruction: 0xf924f12d │ │ │ │ strmi r9, [r5], -ip, lsl #22 │ │ │ │ - blcs bbab8 <__read_chk@plt+0x566e4> │ │ │ │ + blcs bba48 <__read_chk@plt+0x56674> │ │ │ │ strhi pc, [sp], -r0, asr #32 │ │ │ │ ldrbtmi r4, [lr], #-3681 @ 0xfffff19f │ │ │ │ stmdals ip, {r0, r8, r9, sp} │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ tstcs r4, #128, 4 │ │ │ │ @ instruction: 0x61baf50d │ │ │ │ @ instruction: 0xf912f12d │ │ │ │ ldmdavc fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi 173f5a4 <__read_chk@plt+0x16da1d0> │ │ │ │ + blmi 173f534 <__read_chk@plt+0x16da160> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r1, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0x46484b58 │ │ │ │ strpl lr, [r1], -sp, asr #19 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7c74619 │ │ │ │ - movwcs lr, #2594 @ 0xa22 │ │ │ │ + movwcs lr, #2650 @ 0xa5a │ │ │ │ movwcs r9, #4878 @ 0x130e │ │ │ │ ands r9, r7, #1744830464 @ 0x68000000 │ │ │ │ @ instruction: 0xf12d4640 │ │ │ │ - blls 39bbc0 <__read_chk@plt+0x3367ec> │ │ │ │ + blls 39bb50 <__read_chk@plt+0x33677c> │ │ │ │ @ instruction: 0xf89bb123 │ │ │ │ - blcs 1f69aac <__read_chk@plt+0x1f046d8> │ │ │ │ + blcs 1f69a3c <__read_chk@plt+0x1f04668> │ │ │ │ cmnphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002d0c │ │ │ │ stccs 0, cr8, [r3, #-724] @ 0xfffffd2c │ │ │ │ rschi pc, r5, r0 │ │ │ │ andle r2, r4, r1, lsl #26 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 2c9454 <__read_chk@plt+0x264080> │ │ │ │ + blls 2c93e4 <__read_chk@plt+0x264010> │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r9, sl, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7c64479 │ │ │ │ - strmi lr, [r3], -r8, ror #31 │ │ │ │ + @ instruction: 0xf7c74479 │ │ │ │ + strmi lr, [r3], -r0, lsr #16 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf0652004 │ │ │ │ @ instruction: 0xf5a4fec9 │ │ │ │ ldmdavs fp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ - blls 489f80 <__read_chk@plt+0x424bac> │ │ │ │ + blls 489f10 <__read_chk@plt+0x424b3c> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf89ef14c │ │ │ │ - blcs c4770 <__read_chk@plt+0x5f39c> │ │ │ │ - bge ff31ac00 <__read_chk@plt+0xff2b582c> │ │ │ │ + @ instruction: 0xf846f14c │ │ │ │ + blcs c4700 <__read_chk@plt+0x5f32c> │ │ │ │ + bge ff31ab90 <__read_chk@plt+0xff2b57bc> │ │ │ │ movwpl pc, #34468 @ 0x86a4 @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14c0008 │ │ │ │ - @ instruction: 0xf6a4f891 │ │ │ │ + @ instruction: 0xf6a4f839 │ │ │ │ ldmdavs fp, {r2, r8, r9, ip, lr} │ │ │ │ - blls 489f8c <__read_chk@plt+0x424bb8> │ │ │ │ + blls 489f1c <__read_chk@plt+0x424b48> │ │ │ │ @ instruction: 0xf14c1f18 │ │ │ │ - stmdals pc, {r0, r3, r7, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r0, r4, r5, fp, ip, sp, lr, pc} @ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf884f14c │ │ │ │ + @ instruction: 0xf82cf14c │ │ │ │ ldrbtmi pc, [ip], #1700 @ 0x6a4 @ │ │ │ │ - blcs b7bc4 <__read_chk@plt+0x527f0> │ │ │ │ - bge fec1ac38 <__read_chk@plt+0xfebb5864> │ │ │ │ + blcs b7b54 <__read_chk@plt+0x52780> │ │ │ │ + bge fec1abc8 <__read_chk@plt+0xfebb57f4> │ │ │ │ @ instruction: 0xf14ca825 │ │ │ │ - @ instruction: 0xf7fff87b │ │ │ │ + @ instruction: 0xf7fff823 │ │ │ │ svclt 0x0000baa8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r8, sl, lsr r9 │ │ │ │ - andseq r7, fp, r0, lsl #23 │ │ │ │ - ldrshteq r1, [r8], -r0 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq lr, r0, r4, lsr r9 │ │ │ │ - @ instruction: 0x001ca3be │ │ │ │ - andseq r7, fp, r6, lsl sp │ │ │ │ + eorseq r1, r8, sl, lsr #19 │ │ │ │ mulseq fp, r4, sl │ │ │ │ - ldrsbteq r1, [r8], -lr │ │ │ │ - eorseq lr, r0, r6, lsl r8 │ │ │ │ - eorseq r0, lr, r8, lsr #32 │ │ │ │ - eorseq lr, r0, r2, ror #15 │ │ │ │ - eorseq pc, sp, sl, asr #31 │ │ │ │ - andseq r6, fp, sl, ror #6 │ │ │ │ - andseq r7, fp, r2, ror r9 │ │ │ │ - andseq r7, fp, lr, asr #19 │ │ │ │ - @ instruction: 0x001b78b2 │ │ │ │ + eorseq r1, r8, r0, ror #18 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq lr, r0, r8, lsr r8 │ │ │ │ + @ instruction: 0x001ca2d2 │ │ │ │ + andseq r7, fp, sl, lsr #24 │ │ │ │ + andseq r7, fp, r8, lsr #19 │ │ │ │ + eorseq r1, r8, lr, asr #16 │ │ │ │ + eorseq lr, r0, sl, lsl r7 │ │ │ │ + mlaseq lr, r8, r0, r0 │ │ │ │ + eorseq lr, r0, r6, ror #13 │ │ │ │ + eorseq r0, lr, sl, lsr r0 │ │ │ │ + andseq r6, fp, lr, ror r2 │ │ │ │ + andseq r7, fp, r6, lsl #17 │ │ │ │ + andseq r7, fp, r2, ror #17 │ │ │ │ + andseq r7, fp, r6, asr #15 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - @ instruction: 0x001b78f4 │ │ │ │ - andseq r7, fp, r0, ror r6 │ │ │ │ - andseq r9, ip, r0, ror pc │ │ │ │ - andseq r7, fp, r2, lsl #17 │ │ │ │ - andseq r6, fp, r8, lsr #32 │ │ │ │ - andseq r7, fp, r0, asr #12 │ │ │ │ - andseq r7, fp, lr, lsr r6 │ │ │ │ - @ instruction: 0x001b75de │ │ │ │ - mlaseq r0, r6, r5, r9 │ │ │ │ - @ instruction: 0x001b73ba │ │ │ │ - @ instruction: 0x001c9cba │ │ │ │ - andseq r7, fp, lr, ror #11 │ │ │ │ - eorseq r4, r8, r8, lsl #28 │ │ │ │ - ldrshteq r4, [r8], -lr │ │ │ │ - eorseq r4, r8, r4, ror #27 │ │ │ │ - andseq r7, fp, r2, lsr #12 │ │ │ │ - andseq r7, fp, r6, ror #4 │ │ │ │ - eorseq sp, r0, lr, ror #29 │ │ │ │ - andseq r9, ip, r8, lsl #19 │ │ │ │ - andseq r7, fp, r4, lsl r2 │ │ │ │ - mulseq fp, ip, r1 │ │ │ │ + andseq r7, fp, r8, lsl #16 │ │ │ │ + andseq r7, fp, r4, lsl #11 │ │ │ │ + andseq r9, ip, r4, lsl #29 │ │ │ │ + mulseq fp, r6, r7 │ │ │ │ + andseq r5, fp, ip, lsr pc │ │ │ │ + andseq r7, fp, r4, asr r5 │ │ │ │ + andseq r7, fp, r2, asr r5 │ │ │ │ + @ instruction: 0x001b74f2 │ │ │ │ + mlaseq r0, sl, r4, r9 │ │ │ │ + andseq r7, fp, lr, asr #5 │ │ │ │ + andseq r9, ip, lr, asr #23 │ │ │ │ + andseq r7, fp, r2, lsl #10 │ │ │ │ + eorseq r4, r8, r8, ror lr │ │ │ │ + eorseq r4, r8, lr, ror #28 │ │ │ │ + eorseq r4, r8, r4, asr lr │ │ │ │ + andseq r7, fp, r6, lsr r5 │ │ │ │ + andseq r7, fp, sl, ror r1 │ │ │ │ + ldrshteq sp, [r0], -r2 │ │ │ │ + mulseq ip, ip, r8 │ │ │ │ + andseq r7, fp, r8, lsr #2 │ │ │ │ + ldrheq r7, [fp], -r0 │ │ │ │ mcrrne 8, 13, pc, r8, cr15 @ │ │ │ │ stmdals r7, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - andcs lr, r3, #92, 30 @ 0x170 │ │ │ │ + andcs lr, r3, #148, 30 @ 0x250 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0652005 │ │ │ │ subscs pc, r8, sp, lsr lr @ │ │ │ │ cdp2 0, 1, cr15, cr2, cr6, {3} │ │ │ │ mulcc r0, r9, r8 │ │ │ │ - blcs 11c405c <__read_chk@plt+0x115ec88> │ │ │ │ + blcs 11c3fec <__read_chk@plt+0x115ec18> │ │ │ │ stccs 8, cr15, [r4], #-892 @ 0xfffffc84 │ │ │ │ uxtab16vs r4, sl, sl, ror #8 │ │ │ │ movwcs sp, #33 @ 0x21 │ │ │ │ strb r9, [r6, #775] @ 0x307 │ │ │ │ @ instruction: 0xf0839b07 │ │ │ │ movwls r0, #29441 @ 0x7301 │ │ │ │ movwcs lr, #1457 @ 0x5b1 │ │ │ │ @ instruction: 0x461a4658 │ │ │ │ @ instruction: 0xf1264619 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [sl, #252]! @ 0xfc │ │ │ │ - blne fffdbfbc <__read_chk@plt+0xfff76be8> │ │ │ │ + blne fffdbf4c <__read_chk@plt+0xfff76b78> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - andcs lr, r6, #50, 30 @ 0xc8 │ │ │ │ + andcs lr, r6, #424 @ 0x1a8 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0652004 │ │ │ │ andcs pc, r0, r3, lsl lr @ │ │ │ │ stc2l 0, cr15, [r8, #408]! @ 0x198 │ │ │ │ @ instruction: 0xf8dfe597 │ │ │ │ andcs r3, r9, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xf6404648 │ │ │ │ @@ -57895,361 +57867,361 @@ │ │ │ │ andcs r3, r6, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xf6404648 │ │ │ │ ldrbtmi r3, [fp], #-441 @ 0xfffffe47 │ │ │ │ cdp2 1, 5, cr15, cr12, cr12, {1} │ │ │ │ @ instruction: 0xf8dfe593 │ │ │ │ andcs r1, r5, #192, 22 @ 0x30000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x000cf7c6 │ │ │ │ - blcc feddc014 <__read_chk@plt+0xfed76c40> │ │ │ │ + svc 0x0044f7c6 │ │ │ │ + blcc feddbfa4 <__read_chk@plt+0xfed76bd0> │ │ │ │ @ instruction: 0x46019a10 │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x46189315 │ │ │ │ @ instruction: 0xf848f006 │ │ │ │ - bls 797270 <__read_chk@plt+0x731e9c> │ │ │ │ + bls 797200 <__read_chk@plt+0x731e2c> │ │ │ │ stmdbls ip, {r6, r9, sl, lr} │ │ │ │ - ldmib ip!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b ddbb60 <__read_chk@plt+0xd7678c> │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf803445b │ │ │ │ str r5, [r3, #3073]! @ 0xc01 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ eorcc sl, r4, pc, lsr #28 │ │ │ │ @ instruction: 0xf1404659 │ │ │ │ stmdacs r0, {r0, r1, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 1, pc, cr8, cr15, {3} @ │ │ │ │ - blne 1bdc060 <__read_chk@plt+0x1b76c8c> │ │ │ │ + blne 1bdbff0 <__read_chk@plt+0x1b76c1c> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 14, cr15, cr0, cr6, {6} │ │ │ │ + svc 0x0018f7c6 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ - blx ff45a18c <__read_chk@plt+0xff3f4db8> │ │ │ │ + blx ff45a11c <__read_chk@plt+0xff3f4d48> │ │ │ │ stmiblt fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mcrrne 8, 1, r9, r5, cr9 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df80fe │ │ │ │ andcs r1, r5, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - andcs lr, r3, #204, 28 @ 0xcc0 │ │ │ │ + andcs lr, r3, #4, 30 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0652004 │ │ │ │ andcs pc, r0, sp, lsr #27 │ │ │ │ stc2 0, cr15, [r2, #408] @ 0x198 │ │ │ │ ldr r9, [r0, #-1305]! @ 0xfffffae7 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ - bls 605150 <__read_chk@plt+0x59fd7c> │ │ │ │ - bcs b7da4 <__read_chk@plt+0x529d0> │ │ │ │ + bls 6050e0 <__read_chk@plt+0x59fd0c> │ │ │ │ + bcs b7d34 <__read_chk@plt+0x52960> │ │ │ │ strcs fp, [r0, #-3852] @ 0xfffff0f4 │ │ │ │ streq pc, [r1, #-5] │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46598330 │ │ │ │ @ instruction: 0xf0d02000 │ │ │ │ strmi pc, [r0], sp, lsl #18 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 6, cr8, [r0, #-16] │ │ │ │ ldrhi pc, [r9], #64 @ 0x40 │ │ │ │ - bls 637e4c <__read_chk@plt+0x5d2a78> │ │ │ │ + bls 637ddc <__read_chk@plt+0x5d2a08> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8d3836e │ │ │ │ mvnscc r2, #240 @ 0xf0 │ │ │ │ movwls r9, #37383 @ 0x9207 │ │ │ │ - blcs c4998 <__read_chk@plt+0x5f5c4> │ │ │ │ + blcs c4928 <__read_chk@plt+0x5f554> │ │ │ │ ldrbhi pc, [sl], #-0 @ │ │ │ │ @ instruction: 0xf14b9809 │ │ │ │ - @ instruction: 0xf5a4ff59 │ │ │ │ + @ instruction: 0xf5a4ff01 │ │ │ │ ldmdavs r8, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ movwcs r8, #1111 @ 0x457 │ │ │ │ eor r9, r1, #469762048 @ 0x1c000000 │ │ │ │ @ instruction: 0xf16a4640 │ │ │ │ - strmi pc, [r6], -fp, ror #31 │ │ │ │ + @ instruction: 0x4606ff93 │ │ │ │ @ instruction: 0xf5a4b300 │ │ │ │ andsvs r6, r8, pc, asr #6 │ │ │ │ addvc pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ ldmdage r1!, {r0, r6, r9, sl, lr} │ │ │ │ tstls r5, #52, 22 @ 0xd000 │ │ │ │ - ldmdb sl!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r2!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46319a1b │ │ │ │ @ instruction: 0xf7c74640 │ │ │ │ - blls 61839c <__read_chk@plt+0x5b2fc8> │ │ │ │ + blls 61840c <__read_chk@plt+0x5b3038> │ │ │ │ @ instruction: 0xf1a32200 │ │ │ │ @ instruction: 0xf50d0030 │ │ │ │ teqcc r8, #-671088640 @ 0xd8000000 │ │ │ │ ldrbmi r6, [fp], #-2075 @ 0xfffff7e5 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ - @ instruction: 0xff2ef14b │ │ │ │ + cdp2 1, 13, cr15, cr6, cr11, {2} │ │ │ │ @ instruction: 0x432b9b11 │ │ │ │ stcge 4, cr15, [r1, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ str sl, [r1, #-3683]! @ 0xfffff19d │ │ │ │ @ instruction: 0xf16a4640 │ │ │ │ - @ instruction: 0xf5a4ffc1 │ │ │ │ + @ instruction: 0xf5a4ff69 │ │ │ │ strmi r6, [r6], -pc, asr #6 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ ubfx sp, r4, #3, #14 │ │ │ │ @ instruction: 0x46504659 │ │ │ │ - blx fedda0e0 <__read_chk@plt+0xfed74d0c> │ │ │ │ + blx fedda070 <__read_chk@plt+0xfed74c9c> │ │ │ │ str r9, [sl, #11]! │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf5a46819 │ │ │ │ ldmdavs sp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ cdpls 1, 0, cr11, cr12, cr9, {6} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7c74630 │ │ │ │ - bls 458338 <__read_chk@plt+0x3f2f64> │ │ │ │ + bls 4583a8 <__read_chk@plt+0x3f2fd4> │ │ │ │ @ instruction: 0xf8864658 │ │ │ │ @ instruction: 0xf7c723ff │ │ │ │ - ldmiblt r0, {r1, r2, r6, fp, sp, lr, pc} │ │ │ │ + ldmiblt r0, {r1, r2, r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ ldmdavc fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - blcs bf964 <__read_chk@plt+0x5a590> │ │ │ │ + blcs bf8f4 <__read_chk@plt+0x5a520> │ │ │ │ ldrhi pc, [r1, r0] │ │ │ │ - bpl 4dc1c4 <__read_chk@plt+0x476df0> │ │ │ │ + bpl 4dc154 <__read_chk@plt+0x476d80> │ │ │ │ @ instruction: 0xf7ff447d │ │ │ │ ldrbmi fp, [r8], -r7, ror #17 │ │ │ │ - ldmda r4!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda ip!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ pkhbtmi r8, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ movwcs r8, #9243 @ 0x241b │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldmdbge r4!, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0x46582314 │ │ │ │ @ instruction: 0xff0cf12c │ │ │ │ strmi r9, [r5], -ip, lsl #22 │ │ │ │ - blcs bbee8 <__read_chk@plt+0x56b14> │ │ │ │ + blcs bbe78 <__read_chk@plt+0x56aa4> │ │ │ │ mvnhi pc, #64 @ 0x40 │ │ │ │ ldmibvs r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #5246 @ 0x147e │ │ │ │ movwls r9, #2060 @ 0x80c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d2314 │ │ │ │ @ instruction: 0xf12c61ba │ │ │ │ - blls 3dda80 <__read_chk@plt+0x3786ac> │ │ │ │ - blcs bbf0c <__read_chk@plt+0x56b38> │ │ │ │ - strthi pc, [pc], #0 @ 9dea4 <__read_chk@plt+0x38ad0> │ │ │ │ + blls 3dda10 <__read_chk@plt+0x37863c> │ │ │ │ + blcs bbe9c <__read_chk@plt+0x56ac8> │ │ │ │ + strthi pc, [pc], #0 @ 9de34 <__read_chk@plt+0x38a60> │ │ │ │ ldmibcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df0303 │ │ │ │ stmib sp, {r2, r4, r5, r7, r8, fp, ip, sp}^ │ │ │ │ ldrbtmi r5, [fp], #-1537 @ 0xfffff9ff │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ ldrmi r4, [r9], -r8, asr #12 │ │ │ │ - stmda r6, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr!, {r0, r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ streq pc, [r1, #-264] @ 0xfffffef8 │ │ │ │ @ instruction: 0x462a4659 │ │ │ │ andeq pc, r1, fp, lsl #2 │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ @ instruction: 0xf7c63bb8 │ │ │ │ - @ instruction: 0xf50debaa │ │ │ │ + @ instruction: 0xf50debe2 │ │ │ │ teqcc r8, #-671088640 @ 0xd8000000 │ │ │ │ streq pc, [r2], -r8, lsl #2 │ │ │ │ stmdaeq r6, {r0, r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - blne fe737f60 <__read_chk@plt+0xfe6d2b8c> │ │ │ │ + blne fe737ef0 <__read_chk@plt+0xfe6d2b1c> │ │ │ │ andsls r2, fp, #-335544319 @ 0xec000001 │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ andls r2, sl, #-201326591 @ 0xf4000001 │ │ │ │ andcc pc, r5, fp, lsr #16 │ │ │ │ @ instruction: 0xf8dfe439 │ │ │ │ andcs r1, r5, #96, 18 @ 0x180000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [ip, #792] @ 0x318 │ │ │ │ + cdp 7, 0, cr15, cr4, cr6, {6} │ │ │ │ rsbcs r4, r3, r6, lsl #12 │ │ │ │ @ instruction: 0xf944f0ab │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf882f064 │ │ │ │ andls r2, r0, r3, lsl #4 │ │ │ │ andcs r4, r4, r3, lsr r6 │ │ │ │ @ instruction: 0xf1244611 │ │ │ │ @ instruction: 0xe6f6f9b3 │ │ │ │ adcscc pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf7ff9318 │ │ │ │ @ instruction: 0xf8dfb8cc │ │ │ │ andcs r1, r5, #44, 18 @ 0xb0000 │ │ │ │ ldrbmi r2, [lr], #-0 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - @ instruction: 0xf6a4edb0 │ │ │ │ + @ instruction: 0xf6a4ede8 │ │ │ │ ldmdavc fp, {r2, r3, r6, r7, r8, r9, lr} │ │ │ │ cdpge 1, 3, cr11, cr1, cr3, {0} │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ stcge 6, cr4, [r9, #-288]! @ 0xfffffee0 │ │ │ │ - svc 0x00b4f7c6 │ │ │ │ + svc 0x00ecf7c6 │ │ │ │ stmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8892600 │ │ │ │ ldrbtmi r6, [fp], #-3000 @ 0xfffff448 │ │ │ │ - blge ac2bac <__read_chk@plt+0xa5d7d8> │ │ │ │ + blge ac2b3c <__read_chk@plt+0xa5d768> │ │ │ │ @ instruction: 0xf5a4930a │ │ │ │ movwls r6, #37711 @ 0x934f │ │ │ │ subcs r9, r0, #9216 @ 0x2400 │ │ │ │ andsvs r4, sl, r8, lsr #12 │ │ │ │ ldmdavs fp!, {r9, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 338300 <__read_chk@plt+0x2d2f2c> │ │ │ │ + blls 338290 <__read_chk@plt+0x2d2ebc> │ │ │ │ movwvs lr, #10701 @ 0x29cd │ │ │ │ movwcs r4, #585 @ 0x249 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0x23209301 │ │ │ │ - mrrc2 1, 4, pc, r6, cr7 @ │ │ │ │ + blx 5a45e │ │ │ │ strtmi r4, [r8], -r0, lsl #13 │ │ │ │ ldc2 1, cr15, [ip, #176]! @ 0xb0 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf1b8d022 │ │ │ │ andsle r0, ip, r3, lsl #30 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf6a4d004 │ │ │ │ ldmdavc fp, {r2, r3, r5, r6, r7, r8, r9, lr} │ │ │ │ bicsle r2, r7, r0, lsl #22 │ │ │ │ ldmne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbvs pc, [r1], #-1444 @ 0xfffffa5c @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - andcs lr, r2, #100, 26 @ 0x1900 │ │ │ │ + andcs lr, r2, #156, 26 @ 0x2700 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0652004 │ │ │ │ stmdavs r3!, {r0, r2, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf7ffacd0 │ │ │ │ @ instruction: 0xb1aeb84c │ │ │ │ ldr r2, [pc, r0, lsl #12]! │ │ │ │ @ instruction: 0x46296838 │ │ │ │ @ instruction: 0xf1403024 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ strbhi pc, [r4, #-64]! @ 0xffffffc0 @ │ │ │ │ andcs r9, r5, #12, 18 @ 0x30000 │ │ │ │ - stcl 7, cr15, [r8, #-792] @ 0xfffffce8 │ │ │ │ + stc 7, cr15, [r0, #792] @ 0x318 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf1249500 │ │ │ │ @ instruction: 0xe7cef937 │ │ │ │ stmdacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r6, {r4, r9, fp, ip, pc}^ │ │ │ │ stmdavc r3, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00082b7b │ │ │ │ @ instruction: 0xf47f1c46 │ │ │ │ cmncs sp, r3, lsr #17 │ │ │ │ @ instruction: 0xfff2f12c │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blne fe1482c4 <__read_chk@plt+0xfe0e2ef0> │ │ │ │ + blne fe148254 <__read_chk@plt+0xfe0e2e80> │ │ │ │ mrcls 12, 0, r1, cr3, cr1, {3} │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ svcne 0x0030920e │ │ │ │ - b ffedbf78 <__read_chk@plt+0xffe76ba4> │ │ │ │ + bl cdbf08 <__read_chk@plt+0xc76b34> │ │ │ │ @ instruction: 0xf8df9a0e │ │ │ │ movwcs r0, #2072 @ 0x818 │ │ │ │ @ instruction: 0xf04f4416 │ │ │ │ ldrbtmi r0, [r8], #-3084 @ 0xfffff3f4 │ │ │ │ @ instruction: 0xf8062218 │ │ │ │ @ instruction: 0xf8df3c05 │ │ │ │ ldrbtmi r6, [lr], #-2056 @ 0xfffff7f8 │ │ │ │ stmlt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldclcc 1, cr15, [pc] @ 9e084 <__read_chk@plt+0x38cb0> │ │ │ │ + ldclcc 1, cr15, [pc] @ 9e014 <__read_chk@plt+0x38c40> │ │ │ │ vst2.8 {d18-d21}, [pc] │ │ │ │ ldmdbge r4!, {r7, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf81bc028 │ │ │ │ @ instruction: 0xf80b500c │ │ │ │ @ instruction: 0xf8cd800c │ │ │ │ strls r8, [fp, #-0] │ │ │ │ @ instruction: 0xf12c4665 │ │ │ │ @ instruction: 0xf8dffdf3 │ │ │ │ ldrdls r3, [r1], -ip │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1608 @ 0x648 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7c64619 │ │ │ │ - strtmi lr, [fp], -ip, lsl #30 │ │ │ │ + strtmi lr, [fp], -r4, asr #30 │ │ │ │ @ instruction: 0xf8899d0b │ │ │ │ @ instruction: 0xf80b8bb8 │ │ │ │ @ instruction: 0xf7ff5003 │ │ │ │ @ instruction: 0xf8dfbbf7 │ │ │ │ @ instruction: 0xf50d37b8 │ │ │ │ - bls 4b4710 <__read_chk@plt+0x44f33c> │ │ │ │ + bls 4b46a0 <__read_chk@plt+0x44f2cc> │ │ │ │ ldmdbeq r0, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blls 6b443c <__read_chk@plt+0x64f068> │ │ │ │ + blls 6b43cc <__read_chk@plt+0x64eff8> │ │ │ │ movwls r9, #29465 @ 0x7319 │ │ │ │ - blge 882d44 <__read_chk@plt+0x81d970> │ │ │ │ - blls 3c2d10 <__read_chk@plt+0x35d93c> │ │ │ │ - blcs bc15c <__read_chk@plt+0x56d88> │ │ │ │ + blge 882cd4 <__read_chk@plt+0x81d900> │ │ │ │ + blls 3c2ca0 <__read_chk@plt+0x35d8cc> │ │ │ │ + blcs bc0ec <__read_chk@plt+0x56d18> │ │ │ │ movthi pc, #64 @ 0x40 @ │ │ │ │ @ instruction: 0x5794f8df │ │ │ │ mcrls 4, 0, r4, cr12, cr13, {3} │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ movwls r6, #640 @ 0x280 │ │ │ │ @ instruction: 0x61baf50d │ │ │ │ @ instruction: 0x46302314 │ │ │ │ ldc2 1, cr15, [lr, #176]! @ 0xb0 │ │ │ │ - blcs bc1e0 <__read_chk@plt+0x56e0c> │ │ │ │ + blcs bc170 <__read_chk@plt+0x56d9c> │ │ │ │ strhi pc, [r3] │ │ │ │ @ instruction: 0x3774f8df │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r1, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0x376cf8df │ │ │ │ strls r4, [r1, #-1608] @ 0xfffff9b8 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7c64619 │ │ │ │ - movwcs lr, #3790 @ 0xece │ │ │ │ + movwcs lr, #3846 @ 0xf06 │ │ │ │ tstls sl, #268435456 @ 0x10000000 │ │ │ │ tstls ip, #-536870912 @ 0xe0000000 │ │ │ │ - bllt 4dc144 <__read_chk@plt+0x476d70> │ │ │ │ + bllt 4dc0d4 <__read_chk@plt+0x476d00> │ │ │ │ @ instruction: 0xf0b54658 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [sp], {127} @ 0x7f │ │ │ │ - bls 604d74 <__read_chk@plt+0x59f9a0> │ │ │ │ + bls 604d04 <__read_chk@plt+0x59f930> │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9ed68 <__read_chk@plt+0x39994> │ │ │ │ + blcs 9ecf8 <__read_chk@plt+0x39924> │ │ │ │ addhi pc, r5, #64 @ 0x40 │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ @ instruction: 0xf140079b │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r8, pc} │ │ │ │ stmdbeq ip!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5039a08 │ │ │ │ - blx 2f2e82 <__read_chk@plt+0x28daae> │ │ │ │ + blx 2f2e12 <__read_chk@plt+0x28da3e> │ │ │ │ @ instruction: 0xf8d3f902 │ │ │ │ - bl 56b8d8 <__read_chk@plt+0x506504> │ │ │ │ + bl 56b868 <__read_chk@plt+0x506494> │ │ │ │ @ instruction: 0xf0000209 │ │ │ │ - blls 63f960 <__read_chk@plt+0x5da58c> │ │ │ │ + blls 63f8f0 <__read_chk@plt+0x5da51c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf102825f │ │ │ │ movwls r0, #29460 @ 0x7314 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ - blcs c2dc8 <__read_chk@plt+0x5d9f4> │ │ │ │ + blcs c2d58 <__read_chk@plt+0x5d984> │ │ │ │ strthi pc, [r0], #-0 │ │ │ │ tstcs r8, lr, lsl r8 │ │ │ │ @ instruction: 0xf8ddb156 │ │ │ │ strcs r8, [r0], -r4, lsr #32 │ │ │ │ svccc 0x0004f858 │ │ │ │ @ instruction: 0x36014632 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ addseq r3, r1, r3, lsl #4 │ │ │ │ strtmi r9, [r8], -r7, lsl #26 │ │ │ │ - blx 1fda6fe <__read_chk@plt+0x1f7532a> │ │ │ │ + blx 9da68e <__read_chk@plt+0x9752ba> │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ teqphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ movwls r2, #37632 @ 0x9300 │ │ │ │ - cdp 7, 6, cr15, cr14, cr6, {6} │ │ │ │ + cdp 7, 10, cr15, cr6, cr6, {6} │ │ │ │ ldrbmi r4, [r8], -r5, lsl #12 │ │ │ │ stmdbeq r0!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - cdp 7, 6, cr15, cr8, cr6, {6} │ │ │ │ + cdp 7, 10, cr15, cr0, cr6, {6} │ │ │ │ movwcc r1, #34859 @ 0x882b │ │ │ │ ssatpl pc, #5, pc, asr #17 @ │ │ │ │ movwls r4, #42520 @ 0xa618 │ │ │ │ - cdp2 1, 9, cr15, cr6, cr11, {2} │ │ │ │ + cdp2 1, 3, cr15, cr14, cr11, {2} │ │ │ │ movwpl pc, #50852 @ 0xc6a4 @ │ │ │ │ @ instruction: 0xf5a4447d │ │ │ │ andsvs r6, r8, r1, asr r8 │ │ │ │ strbmi r4, [sp], -fp, lsr #12 │ │ │ │ mul r3, r9, r6 │ │ │ │ svcpl 0x0001f819 │ │ │ │ suble r2, lr, r0, lsl #26 │ │ │ │ @@ -58265,96 +58237,96 @@ │ │ │ │ ldrbtmi r5, [fp], #-2819 @ 0xfffff4fd │ │ │ │ @ instruction: 0xf6a49501 │ │ │ │ andls r5, r2, #12, 10 @ 0x3000000 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andls r9, fp, sl, lsl #18 │ │ │ │ @ instruction: 0xf7c66828 │ │ │ │ - stmdavs sp!, {r1, r2, r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs sp!, {r1, r2, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7c64628 │ │ │ │ - @ instruction: 0xf50dee2e │ │ │ │ + @ instruction: 0xf50dee66 │ │ │ │ teqcc r8, #-671088640 @ 0xd8000000 │ │ │ │ addsmi r6, r8, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf50dd20f │ │ │ │ @ instruction: 0x46295336 │ │ │ │ teqcc r8, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xf7c6681a │ │ │ │ - @ instruction: 0xf50def18 │ │ │ │ + @ instruction: 0xf50def50 │ │ │ │ teqcc r8, #-671088640 @ 0xd8000000 │ │ │ │ ldmdavs fp, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf803445b │ │ │ │ - blls 469294 <__read_chk@plt+0x403ec0> │ │ │ │ + blls 469224 <__read_chk@plt+0x403e50> │ │ │ │ stmdbeq ip!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andeq pc, ip, r3, lsr #3 │ │ │ │ - stc2l 1, cr15, [lr], {75} @ 0x4b │ │ │ │ - blcs 204ec0 <__read_chk@plt+0x19faec> │ │ │ │ + ldc2l 1, cr15, [r6], #-300 @ 0xfffffed4 │ │ │ │ + blcs 204e50 <__read_chk@plt+0x19fa7c> │ │ │ │ @ instruction: 0xf903fb09 │ │ │ │ bichi pc, lr, r0 │ │ │ │ adcseq r9, r5, r7, lsl #22 │ │ │ │ - bl 17831c <__read_chk@plt+0x112f48> │ │ │ │ + bl 1782ac <__read_chk@plt+0x112ed8> │ │ │ │ strcc r0, [r4, #-2053] @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5a4e0d4 │ │ │ │ @ instruction: 0xf8cd6651 │ │ │ │ @ instruction: 0xf8dfb004 │ │ │ │ strtmi r3, [r9], -r0, ror #11 │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ ldrbtmi r6, [fp], #-2101 @ 0xfffff7cb │ │ │ │ @ instruction: 0xf1249500 │ │ │ │ ldmdavs r2!, {r0, r1, r3, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8456 │ │ │ │ ldrbmi r1, [fp], -r8, asr #11 │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - cdp2 1, 5, cr15, cr4, cr4, {2} │ │ │ │ + ldc2l 1, cr15, [ip, #272]! @ 0x110 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14b0010 │ │ │ │ - ldmib sp, {r0, r1, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - bcs aab44 <__read_chk@plt+0x45770> │ │ │ │ + ldmib sp, {r0, r1, r2, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + bcs aaad4 <__read_chk@plt+0x45700> │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ @ instruction: 0xf7ffaec4 │ │ │ │ stmdavs fp!, {r0, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x461a9315 │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ - bcs b6388 <__read_chk@plt+0x50fb4> │ │ │ │ + bcs b6318 <__read_chk@plt+0x50f44> │ │ │ │ cmnphi r3, #0 @ p-variant is OBSOLETE │ │ │ │ ldmdavc r2, {r0, r2, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002a7b │ │ │ │ - bcs b3ec50 <__read_chk@plt+0xad987c> │ │ │ │ + bcs b3ebe0 <__read_chk@plt+0xad980c> │ │ │ │ ldrhi pc, [r4], #-0 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 7bf3b0 <__read_chk@plt+0x759fdc> │ │ │ │ + blls 7bf340 <__read_chk@plt+0x759f6c> │ │ │ │ stmibpl lr, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ ldmdbeq r0, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ eorseq pc, r8, r3, lsr #3 │ │ │ │ - ldc2l 1, cr15, [r4], #-300 @ 0xfffffed4 │ │ │ │ + ldc2 1, cr15, [ip], {75} @ 0x4b │ │ │ │ tstls r7, #0, 6 │ │ │ │ tstls r9, #469762048 @ 0x1c000000 │ │ │ │ - blge 882fb0 <__read_chk@plt+0x81dbdc> │ │ │ │ + blge 882f40 <__read_chk@plt+0x81db6c> │ │ │ │ @ instruction: 0xf7fe9309 │ │ │ │ @ instruction: 0xf50dbedf │ │ │ │ @ instruction: 0x46585336 │ │ │ │ ldmdavs sl, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ - cdp 7, 9, cr15, cr14, cr6, {6} │ │ │ │ + cdp 7, 13, cr15, cr6, cr6, {6} │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ andeq lr, r3, #11264 @ 0x2c00 │ │ │ │ @ instruction: 0xf8022300 │ │ │ │ @ instruction: 0xf7ff3c01 │ │ │ │ @ instruction: 0xf8dfb8fe │ │ │ │ ldrmi r1, [sl], -r0, lsr #10 │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ @ instruction: 0xf8dfb909 │ │ │ │ @ instruction: 0x461a1518 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe25c2b8 <__read_chk@plt+0xfe1f6ee4> │ │ │ │ + bl ff05c248 <__read_chk@plt+0xfeff6e74> │ │ │ │ @ instruction: 0xf7fe4603 │ │ │ │ stccs 15, cr11, [r0, #-964] @ 0xfffffc3c │ │ │ │ ldclge 4, cr15, [r8], {63} @ 0x3f │ │ │ │ ldrb r7, [r5], #19 │ │ │ │ @ instruction: 0xf0b54658 │ │ │ │ strmi pc, [r5], -r3, lsr #23 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @@ -58365,43 +58337,43 @@ │ │ │ │ @ instruction: 0xf5a434e4 │ │ │ │ andcs r6, r3, #1358954496 @ 0x51000000 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf8cd2004 │ │ │ │ @ instruction: 0xf123b000 │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ - blls 489d48 <__read_chk@plt+0x424974> │ │ │ │ + blls 489cd8 <__read_chk@plt+0x424904> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - stc2 1, cr15, [r2], #-300 @ 0xfffffed4 │ │ │ │ + blx ff35a8b2 <__read_chk@plt+0xff2f54de> │ │ │ │ mrclt 7, 2, APSR_nzcv, cr0, cr14, {7} │ │ │ │ ldrtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ strmi fp, [r6], -r1, lsr #19 │ │ │ │ @ instruction: 0xf8dfe61d │ │ │ │ andcs r1, r5, #176, 8 @ 0xb0000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 13dc32c <__read_chk@plt+0x1376f58> │ │ │ │ + bl fe1dc2bc <__read_chk@plt+0xfe176ee8> │ │ │ │ strtcc pc, [r4], #2271 @ 0x8df │ │ │ │ @ instruction: 0x46019a10 │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ ldrmi r9, [r8], -ip, lsl #6 │ │ │ │ stc2 0, cr15, [r8], {5} │ │ │ │ - blt 161c428 <__read_chk@plt+0x15b7054> │ │ │ │ + blt 161c3b8 <__read_chk@plt+0x15b6fe4> │ │ │ │ ldrne pc, [r0], #2271 @ 0x8df │ │ │ │ andcs r4, r5, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - andcs lr, r4, #59392 @ 0xe800 │ │ │ │ + andcs lr, r4, #116736 @ 0x1c800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0654610 │ │ │ │ @ instruction: 0xf7fffa1b │ │ │ │ @ instruction: 0xf8d3ba46 │ │ │ │ mvnscc r2, #248 @ 0xf8 │ │ │ │ movwls r9, #37383 @ 0x9207 │ │ │ │ stmdavs fp!, {r4, r7, sl, sp, lr, pc} │ │ │ │ - bl 15e730 <__read_chk@plt+0xf935c> │ │ │ │ + bl 15e6c0 <__read_chk@plt+0xf92ec> │ │ │ │ strcc r0, [r4, #-2053] @ 0xfffff7fb │ │ │ │ stmdage r9!, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf916f12f │ │ │ │ andcs r9, r0, #7168 @ 0x1c00 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ cmppl sl, fp, lsl r8 │ │ │ │ andcs r6, r0, #3866624 @ 0x3b0000 │ │ │ │ @@ -58410,314 +58382,314 @@ │ │ │ │ strbmi r0, [r8], #-1492 @ 0xfffffa2c │ │ │ │ stc2 0, cr15, [sl, #-684]! @ 0xfffffd54 │ │ │ │ tstlt sl, r8, lsl sl │ │ │ │ @ instruction: 0xf0437e13 │ │ │ │ ldrvc r0, [r3], -r2, lsl #6 │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ streq pc, [r2, #-19] @ 0xffffffed │ │ │ │ - blls 2d2684 <__read_chk@plt+0x26d2b0> │ │ │ │ + blls 2d2614 <__read_chk@plt+0x26d240> │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ @ instruction: 0xf89b8233 │ │ │ │ - blcs aa4ac <__read_chk@plt+0x450d8> │ │ │ │ - blls 29264c <__read_chk@plt+0x22d278> │ │ │ │ + blcs aa43c <__read_chk@plt+0x45068> │ │ │ │ + blls 2925dc <__read_chk@plt+0x22d208> │ │ │ │ rsble r2, r4, r0, lsl #22 │ │ │ │ - blcs b8524 <__read_chk@plt+0x53150> │ │ │ │ + blcs b84b4 <__read_chk@plt+0x530e0> │ │ │ │ @ instruction: 0xf853d061 │ │ │ │ stmdacs r0, {r1, r2, r5} │ │ │ │ @ instruction: 0xf0ecd05d │ │ │ │ @ instruction: 0x4601fcb7 │ │ │ │ @ instruction: 0xf0d04658 │ │ │ │ @ instruction: 0xf6a4f88f │ │ │ │ strmi r4, [r5], -ip, ror #7 │ │ │ │ stmdavc r3, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ - bcs ba5ec <__read_chk@plt+0x55218> │ │ │ │ + bcs ba57c <__read_chk@plt+0x551a8> │ │ │ │ strhi pc, [r4], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf502683a │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ vorr.i32 d19, #187 @ 0x000000bb │ │ │ │ - blcs 9f2f4 <__read_chk@plt+0x39f20> │ │ │ │ + blcs 9f284 <__read_chk@plt+0x39eb0> │ │ │ │ bicshi pc, r9, #0 │ │ │ │ ldrbcc pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x2114f8d3 │ │ │ │ - bcc a7108 <__read_chk@plt+0x41d34> │ │ │ │ + bcc a7098 <__read_chk@plt+0x41cc4> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ movwcs lr, #35269 @ 0x89c5 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0d06958 │ │ │ │ @ instruction: 0xf8daf8fb │ │ │ │ strtmi r3, [r9], -r0 │ │ │ │ @ instruction: 0xf0d0695a │ │ │ │ @ instruction: 0xf6a4faff │ │ │ │ ldmdavc fp, {r2, r3, r5, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf50db163 │ │ │ │ stmdbge r9!, {r1, r2, r4, r5, r8, r9, ip, lr} │ │ │ │ @ instruction: 0x46583338 │ │ │ │ mrcne 8, 2, r6, cr13, cr11, {0} │ │ │ │ @ instruction: 0xf7c6462a │ │ │ │ - movwcs lr, #3510 @ 0xdb6 │ │ │ │ + movwcs lr, #3566 @ 0xdee │ │ │ │ andcc pc, r5, fp, lsl #16 │ │ │ │ bicmi pc, ip, #164, 12 @ 0xa400000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - bleq ff1da988 <__read_chk@plt+0xff1755b4> │ │ │ │ + bleq ff1da918 <__read_chk@plt+0xff175544> │ │ │ │ @ instruction: 0xf5a44bdb │ │ │ │ andcs r6, r3, #1358954496 @ 0x51000000 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf8cd2004 │ │ │ │ @ instruction: 0xf123b000 │ │ │ │ stmdavs r3!, {r0, r1, r2, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 48a9fc <__read_chk@plt+0x425628> │ │ │ │ + blls 48a98c <__read_chk@plt+0x4255b8> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx 18daaa6 <__read_chk@plt+0x18756d2> │ │ │ │ + blx 2daa36 <__read_chk@plt+0x275662> │ │ │ │ @ instruction: 0xf7fe2501 │ │ │ │ ldmdavs r8!, {r0, r2, r3, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0d14651 │ │ │ │ @ instruction: 0xf6a4f969 │ │ │ │ ldmdavc fp, {r2, r3, r5, r6, r7, r8, r9, lr} │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ @ instruction: 0xf6a4e7cd │ │ │ │ ldmdavc fp, {r2, r3, r5, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 2bea98 <__read_chk@plt+0x2596c4> │ │ │ │ + blls 2bea28 <__read_chk@plt+0x259654> │ │ │ │ bicsle r2, r1, r5, lsl #22 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14b0010 │ │ │ │ - blls 55d2bc <__read_chk@plt+0x4f7ee8> │ │ │ │ + blls 55d0ec <__read_chk@plt+0x4f7d18> │ │ │ │ sbcsle r2, sp, r0, lsl #22 │ │ │ │ movwpl pc, #34468 @ 0x86a4 @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14b0008 │ │ │ │ - @ instruction: 0xf6a4fb35 │ │ │ │ + @ instruction: 0xf6a4fadd │ │ │ │ ldmdavs fp, {r2, r8, r9, ip, lr} │ │ │ │ - blls 48aa44 <__read_chk@plt+0x425670> │ │ │ │ + blls 48a9d4 <__read_chk@plt+0x425600> │ │ │ │ @ instruction: 0xf14b1f18 │ │ │ │ - stmdals pc, {r0, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r0, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx adab16 <__read_chk@plt+0xa75742> │ │ │ │ + blx ff4daaa4 <__read_chk@plt+0xff4756d0> │ │ │ │ ldrbtmi pc, [ip], #1700 @ 0x6a4 @ │ │ │ │ - blcs b867c <__read_chk@plt+0x532a8> │ │ │ │ + blcs b860c <__read_chk@plt+0x53238> │ │ │ │ stmdage r5!, {r1, r6, r7, ip, lr, pc} │ │ │ │ - blx 8dab26 <__read_chk@plt+0x875752> │ │ │ │ - bls 5184f4 <__read_chk@plt+0x4b3120> │ │ │ │ + blx ff2daab4 <__read_chk@plt+0xff2756e0> │ │ │ │ + bls 518484 <__read_chk@plt+0x4b30b0> │ │ │ │ movweq pc, #4106 @ 0x100a @ │ │ │ │ andeq lr, r2, #106496 @ 0x1a000 │ │ │ │ adchi pc, sp, r0, asr #32 │ │ │ │ stmdbcs r5, {r3, r8, fp, ip, pc} │ │ │ │ andcs fp, r0, ip, lsl #30 │ │ │ │ andeq pc, r1, r3 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 2bece4 <__read_chk@plt+0x259910> │ │ │ │ + blls 2bec74 <__read_chk@plt+0x2598a0> │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ stmibmi r9!, {r0, r1, r2, r7, r9, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 10dc544 <__read_chk@plt+0x1077170> │ │ │ │ + b 1edc4d4 <__read_chk@plt+0x1e77100> │ │ │ │ strmi r4, [r1], -r7, lsr #23 │ │ │ │ mcrlt 7, 4, pc, cr13, cr14, {7} @ │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ stclge 4, cr15, [lr, #508] @ 0x1fc │ │ │ │ movwls r2, #29440 @ 0x7300 │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ @ instruction: 0xf16409dc │ │ │ │ - blls 31df3c <__read_chk@plt+0x2b8b68> │ │ │ │ + blls 31dd6c <__read_chk@plt+0x2b8998> │ │ │ │ smlad pc, r8, r0, r6 @ │ │ │ │ tstpeq ip, #-2147483648 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ - ldr r9, [pc, #775] @ 9e963 <__read_chk@plt+0x3958f> │ │ │ │ + ldr r9, [pc, #775] @ 9e8f3 <__read_chk@plt+0x3951f> │ │ │ │ ldrbtmi r4, [lr], #-3740 @ 0xfffff164 │ │ │ │ - blmi fe7d76a8 <__read_chk@plt+0xfe7722d4> │ │ │ │ + blmi fe7d7638 <__read_chk@plt+0xfe772264> │ │ │ │ @ instruction: 0xf7fe447b │ │ │ │ cdpmi 12, 9, cr11, cr11, cr11, {7} │ │ │ │ @ instruction: 0xf7ff447e │ │ │ │ movwcs fp, #2545 @ 0x9f1 │ │ │ │ ldrb r7, [r7, #-19]! @ 0xffffffed │ │ │ │ ldrbtmi r4, [sp], #-3480 @ 0xfffff268 │ │ │ │ ldmdalt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ ldcmi 2, cr8, [r6, #660] @ 0x294 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ - bls 60d9ac <__read_chk@plt+0x5a85d8> │ │ │ │ + bls 60d93c <__read_chk@plt+0x5a8568> │ │ │ │ andsvc r2, r3, r0, lsl #6 │ │ │ │ - bllt 195c694 <__read_chk@plt+0x18f72c0> │ │ │ │ + bllt 195c624 <__read_chk@plt+0x18f7250> │ │ │ │ vst2.8 {d18-d21}, [pc], r2 │ │ │ │ movwls r6, #640 @ 0x280 │ │ │ │ tstcs r4, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xf12c4658 │ │ │ │ - blls 3dd270 <__read_chk@plt+0x377e9c> │ │ │ │ + blls 3dd200 <__read_chk@plt+0x377e2c> │ │ │ │ ldmdavc fp, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcmi 2, cr8, [fp, #500] @ 0x1f4 │ │ │ │ movwcs r4, #5245 @ 0x147d │ │ │ │ movwls r9, #2060 @ 0x80c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d2314 │ │ │ │ @ instruction: 0xf12c61ba │ │ │ │ - blls 3dd24c <__read_chk@plt+0x377e78> │ │ │ │ - blcs bc740 <__read_chk@plt+0x5736c> │ │ │ │ + blls 3dd1dc <__read_chk@plt+0x377e08> │ │ │ │ + blcs bc6d0 <__read_chk@plt+0x572fc> │ │ │ │ rsbhi pc, r9, #0 │ │ │ │ ldrbtmi r4, [fp], #-2947 @ 0xfffff47d │ │ │ │ movweq lr, #14797 @ 0x39cd │ │ │ │ stmib sp, {r1, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r6, [fp], #-1281 @ 0xfffffaff │ │ │ │ - bllt ffa5c6e8 <__read_chk@plt+0xff9f7314> │ │ │ │ + bllt ffa5c678 <__read_chk@plt+0xff9f72a4> │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf47e2b7b │ │ │ │ mcrls 15, 0, sl, cr11, cr5, {5} │ │ │ │ @ instruction: 0x46081c71 │ │ │ │ - blx ff8dc6fa <__read_chk@plt+0xff877326> │ │ │ │ + blx ff8dc68a <__read_chk@plt+0xff8772b6> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ svcge 0x00acf43e │ │ │ │ @ instruction: 0xf50d1b83 │ │ │ │ eorscc r5, r8, r6, lsr r0 │ │ │ │ addmi r6, r3, #0, 16 │ │ │ │ eorshi pc, fp, #128 @ 0x80 │ │ │ │ eorvc r2, fp, r0, lsl #6 │ │ │ │ - blcs 1f7c7ec <__read_chk@plt+0x1f17418> │ │ │ │ + blcs 1f7c77c <__read_chk@plt+0x1f173a8> │ │ │ │ rschi pc, sp, #0 │ │ │ │ fldmiaxne r8, {d9-d13} @ Deprecated │ │ │ │ - stc2l 1, cr15, [ip, #400] @ 0x190 │ │ │ │ + ldc2l 1, cr15, [r4, #-400]! @ 0xfffffe70 │ │ │ │ andpl pc, r8, #164, 12 @ 0xa400000 │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ eorshi pc, r1, #0 │ │ │ │ - blcs bc8e8 <__read_chk@plt+0x57514> │ │ │ │ + blcs bc878 <__read_chk@plt+0x574a4> │ │ │ │ svcge 0x0096f43e │ │ │ │ @ instruction: 0xf1641c68 │ │ │ │ - @ instruction: 0xf6a4fdbf │ │ │ │ + @ instruction: 0xf6a4fd67 │ │ │ │ andsvs r5, r8, r4, lsl #6 │ │ │ │ svclt 0x008ef7fe │ │ │ │ ldrmi r4, [sl], -r7, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r8!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r0!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4603 │ │ │ │ stmdbmi r4!, {r0, r1, r2, r3, r4, r5, r7, r8, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmib r0!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r8, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r1], -r2, ror #22 │ │ │ │ stcllt 7, cr15, [sp, #1016]! @ 0x3f8 │ │ │ │ ldrbtmi r4, [sp], #-3425 @ 0xfffff29f │ │ │ │ @ instruction: 0x4611e4bf │ │ │ │ @ instruction: 0xf7fe1c48 │ │ │ │ @ instruction: 0x4605fb9f │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf50daf7e │ │ │ │ - bne 1173068 <__read_chk@plt+0x110dc94> │ │ │ │ + bne 1172ff8 <__read_chk@plt+0x110dc24> │ │ │ │ ldmdavs r2, {r3, r4, r5, r9, ip, sp} │ │ │ │ @ instruction: 0xf0c04293 │ │ │ │ - blls 47f1c4 <__read_chk@plt+0x419df0> │ │ │ │ - blcs b880c <__read_chk@plt+0x53438> │ │ │ │ + blls 47f154 <__read_chk@plt+0x419d80> │ │ │ │ + blcs b879c <__read_chk@plt+0x533c8> │ │ │ │ mrshi pc, (UNDEF: 64) @ │ │ │ │ - blcs bc954 <__read_chk@plt+0x57580> │ │ │ │ + blcs bc8e4 <__read_chk@plt+0x57510> │ │ │ │ svcge 0x0072f43e │ │ │ │ @ instruction: 0xf1641c68 │ │ │ │ - @ instruction: 0xf6a4fd89 │ │ │ │ + @ instruction: 0xf6a4fd31 │ │ │ │ @ instruction: 0x601843fc │ │ │ │ svclt 0x006af7fe │ │ │ │ - blls 603014 <__read_chk@plt+0x59dc40> │ │ │ │ + blls 602fa4 <__read_chk@plt+0x59dbd0> │ │ │ │ @ instruction: 0xf7fe1c58 │ │ │ │ @ instruction: 0x4605fb7d │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf50dadb3 │ │ │ │ - blls 5f30ac <__read_chk@plt+0x58dcd8> │ │ │ │ - bne ff16b0b8 <__read_chk@plt+0xff105ce4> │ │ │ │ + blls 5f303c <__read_chk@plt+0x58dc68> │ │ │ │ + bne ff16b048 <__read_chk@plt+0xff105c74> │ │ │ │ addsmi r6, r3, #1179648 @ 0x120000 │ │ │ │ rsbshi pc, r6, #192 @ 0xc0 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavc r3, {r1, r2, r6, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stclne 13, cr10, [r8], #-664 @ 0xfffffd68 │ │ │ │ - stc2l 1, cr15, [r6, #-400]! @ 0xfffffe70 │ │ │ │ + stc2 1, cr15, [lr, #-400] @ 0xfffffe70 │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf7fe6018 │ │ │ │ - blmi 108e528 <__read_chk@plt+0x1029154> │ │ │ │ + blmi 108e4b8 <__read_chk@plt+0x10290e4> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - blmi 104d54c <__read_chk@plt+0xfe8178> │ │ │ │ + blmi 104d4dc <__read_chk@plt+0xfe8108> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ @ instruction: 0x4d3db932 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ @ instruction: 0xf50dbf83 │ │ │ │ stmdbge r9!, {r1, r2, r4, r5, r8, r9, ip, lr} │ │ │ │ @ instruction: 0x46583338 │ │ │ │ mrcne 8, 2, r6, cr14, cr11, {0} │ │ │ │ @ instruction: 0xf7c64632 │ │ │ │ - @ instruction: 0xf80bec40 │ │ │ │ + @ instruction: 0xf80bec78 │ │ │ │ ldrt r5, [r4], r6 │ │ │ │ - andseq r7, fp, r0, asr #4 │ │ │ │ - andseq r7, fp, r4, asr #3 │ │ │ │ - andseq r7, fp, r8, lsr #3 │ │ │ │ - andseq r6, ip, r6, asr #21 │ │ │ │ - @ instruction: 0x001d4bfe │ │ │ │ - andseq r7, fp, lr, asr #3 │ │ │ │ + andseq r7, fp, r4, asr r1 │ │ │ │ + ldrsbeq r7, [fp], -r8 │ │ │ │ + ldrheq r7, [fp], -ip │ │ │ │ + @ instruction: 0x001c69da │ │ │ │ + andseq r4, sp, r2, lsl fp │ │ │ │ + andseq r7, fp, r2, ror #1 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - andseq r7, fp, r2, lsl r2 │ │ │ │ - andseq r6, fp, r4, asr #22 │ │ │ │ - mulseq fp, r0, ip │ │ │ │ - ldrhteq sp, [r0], -ip │ │ │ │ - andseq r9, ip, r4, asr r5 │ │ │ │ - andseq r6, fp, r6, lsl lr │ │ │ │ - andseq r6, fp, sl, ror #18 │ │ │ │ - @ instruction: 0x001b6fd8 │ │ │ │ - andseq r6, fp, r6, asr #31 │ │ │ │ - mulseq fp, r4, ip │ │ │ │ + andseq r7, fp, r6, lsr #2 │ │ │ │ + andseq r6, fp, r8, asr sl │ │ │ │ + andseq r6, fp, r4, lsr #23 │ │ │ │ + eorseq sp, r0, r0, asr #19 │ │ │ │ + andseq r9, ip, r8, ror #8 │ │ │ │ + andseq r6, fp, sl, lsr #26 │ │ │ │ + andseq r6, fp, lr, ror r8 │ │ │ │ + andseq r6, fp, ip, ror #29 │ │ │ │ + @ instruction: 0x001b6eda │ │ │ │ + andseq r6, fp, r8, lsr #23 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - andseq r6, fp, sl, asr sl │ │ │ │ - andseq r6, fp, sl, asr #20 │ │ │ │ - andseq r6, fp, r6, asr #27 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq sp, r0, r8, asr #16 │ │ │ │ - andseq r9, ip, r0, ror #5 │ │ │ │ - andseq r6, fp, r0, lsl #25 │ │ │ │ - @ instruction: 0x001b68dc │ │ │ │ - andseq r6, fp, lr, asr #27 │ │ │ │ - andseq r6, fp, r6, asr #25 │ │ │ │ - andseq r6, fp, lr, lsr #25 │ │ │ │ - andseq r6, fp, r4, lsr #16 │ │ │ │ - andseq r6, fp, r2, asr #17 │ │ │ │ - andseq r6, fp, r6, lsl #24 │ │ │ │ - eorseq sp, r0, r4, asr #10 │ │ │ │ - andseq r6, fp, lr, asr #21 │ │ │ │ + andseq r6, fp, lr, ror #18 │ │ │ │ + andseq r6, fp, lr, asr r9 │ │ │ │ + @ instruction: 0x001b6cda │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq sp, r0, ip, asr #14 │ │ │ │ + @ instruction: 0x001c91f4 │ │ │ │ + mulseq fp, r4, fp │ │ │ │ + @ instruction: 0x001b67f0 │ │ │ │ + andseq r6, fp, r2, ror #25 │ │ │ │ + @ instruction: 0x001b6bda │ │ │ │ + andseq r6, fp, r2, asr #23 │ │ │ │ + andseq r6, fp, r8, lsr r7 │ │ │ │ + @ instruction: 0x001b67d6 │ │ │ │ + andseq r6, fp, sl, lsl fp │ │ │ │ + eorseq sp, r0, r8, asr #8 │ │ │ │ + andseq r6, fp, r2, ror #19 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - andseq r6, fp, r4, ror #20 │ │ │ │ - andseq r6, fp, sl, asr sl │ │ │ │ - andseq r6, fp, lr, lsl r6 │ │ │ │ + andseq r6, fp, r8, ror r9 │ │ │ │ + andseq r6, fp, lr, ror #18 │ │ │ │ + andseq r6, fp, r2, lsr r5 │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ - andseq r6, fp, sl, ror r4 │ │ │ │ - ldrsbteq sp, [r0], -ip │ │ │ │ - andseq r6, fp, ip, ror #8 │ │ │ │ - eorseq sp, r0, r6, asr #5 │ │ │ │ - ldrhteq sp, [r0], -r8 │ │ │ │ - andseq r6, fp, r0, lsr #8 │ │ │ │ - andseq r8, ip, r2, lsr #26 │ │ │ │ - andseq r6, fp, lr, lsl #12 │ │ │ │ - andseq r6, fp, r6, lsl #10 │ │ │ │ - andseq r6, fp, lr, lsr #9 │ │ │ │ + andseq r6, fp, lr, lsl #7 │ │ │ │ + eorseq sp, r0, r0, ror #3 │ │ │ │ + andseq r6, fp, r0, lsl #7 │ │ │ │ + eorseq sp, r0, sl, asr #3 │ │ │ │ + ldrhteq sp, [r0], -ip │ │ │ │ + andseq r6, fp, r4, lsr r3 │ │ │ │ + andseq r8, ip, r6, lsr ip │ │ │ │ + andseq r6, fp, r2, lsr #10 │ │ │ │ + andseq r6, fp, sl, lsl r4 │ │ │ │ + andseq r6, fp, r2, asr #7 │ │ │ │ andeq r0, r0, r4, asr r9 │ │ │ │ - andseq r6, fp, r2, ror #6 │ │ │ │ - eorseq sp, r0, ip, lsr r1 │ │ │ │ - eorseq sp, r0, r4, lsr r1 │ │ │ │ - eorseq sp, r0, ip, lsr #2 │ │ │ │ + andseq r6, fp, r6, ror r2 │ │ │ │ + eorseq sp, r0, r0, asr #32 │ │ │ │ + eorseq sp, r0, r8, lsr r0 │ │ │ │ + eorseq sp, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x46516838 │ │ │ │ @ instruction: 0xffa2f0d0 │ │ │ │ mvnmi pc, #164, 12 @ 0xa400000 │ │ │ │ - blcs bc988 <__read_chk@plt+0x575b4> │ │ │ │ + blcs bc918 <__read_chk@plt+0x57544> │ │ │ │ mcrge 4, 2, pc, cr2, cr15, {1} @ │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ teqcc r8, #671744 @ 0xa4000 │ │ │ │ ldmdavs fp, {r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0x462a1e5d │ │ │ │ - bl fefdc84c <__read_chk@plt+0xfef77478> │ │ │ │ + bl ffddc7dc <__read_chk@plt+0xffd77408> │ │ │ │ @ instruction: 0xf80b2300 │ │ │ │ ldrt r3, [r3], -r5 │ │ │ │ ldrtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r4, r0, sl, lsl r6 │ │ │ │ @ instruction: 0xf7c64479 │ │ │ │ - @ instruction: 0xf8dfe8b2 │ │ │ │ + @ instruction: 0xf8dfe8ea │ │ │ │ @ instruction: 0x46013434 │ │ │ │ ldcllt 7, cr15, [sp], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0xf0ae9818 │ │ │ │ @ instruction: 0xf7fef93b │ │ │ │ @ instruction: 0x465abb9c │ │ │ │ @ instruction: 0xf0b54601 │ │ │ │ @ instruction: 0x2d00f9d9 │ │ │ │ @@ -58725,99 +58697,99 @@ │ │ │ │ @ instruction: 0xf8839b15 │ │ │ │ @ instruction: 0xf7ff8000 │ │ │ │ @ instruction: 0xf8cdb9f3 │ │ │ │ @ instruction: 0xf7fe8054 │ │ │ │ @ instruction: 0xf8dfbf7d │ │ │ │ ldrmi r1, [r0], -r4, lsl #8 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm r0, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46014bfe │ │ │ │ ldcllt 7, cr15, [sp], {254} @ 0xfe │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ ldrdge pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ @ instruction: 0xf14b0010 │ │ │ │ - stmdals fp, {r0, r1, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1642600 │ │ │ │ - @ instruction: 0xf6a4fc89 │ │ │ │ + @ instruction: 0xf6a4fc31 │ │ │ │ ldmdavs r9, {r2, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xf50d6018 │ │ │ │ @ instruction: 0x46585336 │ │ │ │ ldmdavs sl, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ - bl 1cdc8e4 <__read_chk@plt+0x1c77510> │ │ │ │ + bl feadc874 <__read_chk@plt+0xfea774a0> │ │ │ │ teqppl r6, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf803445b │ │ │ │ @ instruction: 0xf7fe6c01 │ │ │ │ @ instruction: 0xf8ddbf60 │ │ │ │ strmi sl, [r6], -ip, rrx │ │ │ │ svclt 0x005bf7fe │ │ │ │ strcs r2, [r4, #-8] │ │ │ │ - blx fe7daf1c <__read_chk@plt+0xfe775b48> │ │ │ │ + blx 11daeac <__read_chk@plt+0x1175ad8> │ │ │ │ strmi r9, [r0], r7, lsl #22 │ │ │ │ @ instruction: 0xf5a46018 │ │ │ │ ldmdavs r8, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stcge 4, cr15, [lr, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf7ff9e09 │ │ │ │ - blls 48d9b0 <__read_chk@plt+0x4285dc> │ │ │ │ - blcs b8a7c <__read_chk@plt+0x536a8> │ │ │ │ + blls 48d940 <__read_chk@plt+0x42856c> │ │ │ │ + blcs b8a0c <__read_chk@plt+0x53638> │ │ │ │ adcshi pc, r1, r0 │ │ │ │ @ instruction: 0xf7fe4613 │ │ │ │ - blls 48e330 <__read_chk@plt+0x428f5c> │ │ │ │ + blls 48e2c0 <__read_chk@plt+0x428eec> │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr6, cr14, {3} │ │ │ │ @ instruction: 0xf1644608 │ │ │ │ - @ instruction: 0xf6a4fc4d │ │ │ │ + @ instruction: 0xf6a4fbf5 │ │ │ │ @ instruction: 0x601843fc │ │ │ │ mcrlt 7, 1, pc, cr14, cr14, {7} @ │ │ │ │ @ instruction: 0xf0d24650 │ │ │ │ - blls 29dba0 <__read_chk@plt+0x2387cc> │ │ │ │ + blls 29db30 <__read_chk@plt+0x23875c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bmi ff53ee0c <__read_chk@plt+0xff4d9a38> │ │ │ │ + bmi ff53ed9c <__read_chk@plt+0xff4d99c8> │ │ │ │ @ instruction: 0xf6a4447a │ │ │ │ ldmdavc fp, {r2, r3, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf10db10b │ │ │ │ - blmi ff461964 <__read_chk@plt+0xff3fc590> │ │ │ │ + blmi ff4618f4 <__read_chk@plt+0xff3fc520> │ │ │ │ ldrbvs pc, [r1], #-1444 @ 0xfffffa5c @ │ │ │ │ - blcs d9190 <__read_chk@plt+0x73dbc> │ │ │ │ + blcs d9120 <__read_chk@plt+0x73d4c> │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ mcrr2 1, 2, pc, r0, cr3 @ │ │ │ │ - blcs b8af8 <__read_chk@plt+0x53724> │ │ │ │ - ldclge 4, cr15, [pc, #-508]! @ 9e874 <__read_chk@plt+0x394a0> │ │ │ │ + blcs b8a88 <__read_chk@plt+0x536b4> │ │ │ │ + ldclge 4, cr15, [pc, #-508]! @ 9e804 <__read_chk@plt+0x39430> │ │ │ │ cdpls 5, 0, cr14, cr11, cr2, {4} │ │ │ │ @ instruction: 0xf8dab168 │ │ │ │ - bvc 76aa7c <__read_chk@plt+0x7056a8> │ │ │ │ + bvc 76aa0c <__read_chk@plt+0x705638> │ │ │ │ mulle r8, r8, r2 │ │ │ │ subsvc r9, r3, r5, lsl sl │ │ │ │ addsvc r2, r3, r0, lsl #6 │ │ │ │ ldmdavs r9!, {r0, r1, r4, r6, sl, fp, ip} │ │ │ │ @ instruction: 0xf5019315 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ ldreq r3, [r8], r9, lsr #2 │ │ │ │ mrcge 5, 7, APSR_nzcv, cr9, cr14, {3} │ │ │ │ - blcs c5708 <__read_chk@plt+0x60334> │ │ │ │ + blcs c5698 <__read_chk@plt+0x602c4> │ │ │ │ svcge 0x0000f43e │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ - blcs b8b18 <__read_chk@plt+0x53744> │ │ │ │ + blcs b8aa8 <__read_chk@plt+0x536d4> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr10, cr14, {3} │ │ │ │ movwcc r9, #6935 @ 0x1b17 │ │ │ │ - blls 743714 <__read_chk@plt+0x6de340> │ │ │ │ + blls 7436a4 <__read_chk@plt+0x6de2d0> │ │ │ │ ldrbmi r9, [r8], -r7, lsl #6 │ │ │ │ - stc2 1, cr15, [r2], {100} @ 0x64 │ │ │ │ + blx feb5afe2 <__read_chk@plt+0xfeaf5c0e> │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ movwcs r6, #24 │ │ │ │ - blge dc3704 <__read_chk@plt+0xd5e330> │ │ │ │ - blge a83740 <__read_chk@plt+0xa1e36c> │ │ │ │ + blge dc3694 <__read_chk@plt+0xd5e2c0> │ │ │ │ + blge a836d0 <__read_chk@plt+0xa1e2fc> │ │ │ │ @ instruction: 0xf50d930c │ │ │ │ movwls r6, #45917 @ 0xb35d │ │ │ │ - bllt 95cad4 <__read_chk@plt+0x8f7700> │ │ │ │ + bllt 95ca64 <__read_chk@plt+0x8f7690> │ │ │ │ adcsls pc, r4, #14614528 @ 0xdf0000 │ │ │ │ strbtmi pc, [ip], r4, lsr #13 @ │ │ │ │ strd r4, [fp], -r9 │ │ │ │ stmdbcs r0, {r0, r4, r5, fp, ip, sp, lr} │ │ │ │ ldrbmi fp, [r9], -ip, lsl #30 │ │ │ │ @ instruction: 0xf13f4629 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @@ -58833,189 +58805,189 @@ │ │ │ │ strbmi r4, [r8], -r3, lsl #12 │ │ │ │ rscle r2, r1, r0, lsl #22 │ │ │ │ stmdacs r0, {r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf103d1de │ │ │ │ ldrb r0, [fp, r8, lsr #32] │ │ │ │ @ instruction: 0x461a4999 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - blmi fe6daa24 <__read_chk@plt+0xfe675650> │ │ │ │ + blmi fe6daa94 <__read_chk@plt+0xfe6756c0> │ │ │ │ @ instruction: 0xf7fe4601 │ │ │ │ mcrrne 12, 0, fp, sl, cr6 │ │ │ │ stmdavc fp, {r1, r3, r4, sp, lr}^ │ │ │ │ @ instruction: 0xf43f2b7b │ │ │ │ - blls 48a3a8 <__read_chk@plt+0x424fd4> │ │ │ │ - blcs b8bc0 <__read_chk@plt+0x537ec> │ │ │ │ + blls 48a338 <__read_chk@plt+0x424f64> │ │ │ │ + blcs b8b50 <__read_chk@plt+0x5377c> │ │ │ │ ldcge 4, cr15, [ip, #504] @ 0x1f8 │ │ │ │ @ instruction: 0xe7634611 │ │ │ │ mcrrne 9, 1, r9, sl, cr5 @ │ │ │ │ stmdavc fp, {r1, r3, r4, sp, lr}^ │ │ │ │ @ instruction: 0xf43f2b7b │ │ │ │ - blls 48a410 <__read_chk@plt+0x42503c> │ │ │ │ - blcs b8bdc <__read_chk@plt+0x53808> │ │ │ │ - blge ffa1bd70 <__read_chk@plt+0xff9b699c> │ │ │ │ + blls 48a3a0 <__read_chk@plt+0x424fcc> │ │ │ │ + blcs b8b6c <__read_chk@plt+0x53798> │ │ │ │ + blge ffa1bd00 <__read_chk@plt+0xff9b692c> │ │ │ │ ldmdals r5, {r0, r2, r4, r9, ip, pc} │ │ │ │ - blx fe9db10e <__read_chk@plt+0xfe975d3a> │ │ │ │ + blx 13db09e <__read_chk@plt+0x1375cca> │ │ │ │ mvnsmi pc, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf7fe6018 │ │ │ │ - bmi fe24e1a4 <__read_chk@plt+0xfe1e8dd0> │ │ │ │ + bmi fe24e134 <__read_chk@plt+0xfe1e8d60> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ @ instruction: 0xf6a4bba6 │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmdals fp, {r0, r1, r2, r3, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ - blx fe55b132 <__read_chk@plt+0xfe4f5d5e> │ │ │ │ + blx f5b0c2 <__read_chk@plt+0xef5cee> │ │ │ │ movwpl pc, #18084 @ 0x46a4 @ │ │ │ │ @ instruction: 0xf7fe6018 │ │ │ │ - blmi 204e130 <__read_chk@plt+0x1fe8d5c> │ │ │ │ + blmi 204e0c0 <__read_chk@plt+0x1fe8cec> │ │ │ │ ldr r4, [r5, #1147] @ 0x47b │ │ │ │ ldrbtmi r4, [sp], #-3453 @ 0xfffff283 │ │ │ │ - blcs d81bc <__read_chk@plt+0x72de8> │ │ │ │ + blcs d814c <__read_chk@plt+0x72d78> │ │ │ │ ldclge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ cmppvs r1, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ - blcs b8c30 <__read_chk@plt+0x5385c> │ │ │ │ + blcs b8bc0 <__read_chk@plt+0x537ec> │ │ │ │ sbcshi pc, r3, r0, asr #32 │ │ │ │ - blcs 2057ec <__read_chk@plt+0x1a0418> │ │ │ │ - bge fe41bdcc <__read_chk@plt+0xfe3b69f8> │ │ │ │ + blcs 20577c <__read_chk@plt+0x1a03a8> │ │ │ │ + bge fe41bd5c <__read_chk@plt+0xfe3b6988> │ │ │ │ ldmdavc fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ rsble r2, r5, r0, lsl #22 │ │ │ │ ldrbtmi r4, [sp], #-3444 @ 0xfffff28c │ │ │ │ movwcs r9, #7692 @ 0x1e0c │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d9300 │ │ │ │ tstcs r4, #-2147483602 @ 0x8000002e │ │ │ │ @ instruction: 0xf12c4630 │ │ │ │ ldmdavc r3!, {r0, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ subsle r2, r2, r0, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2925 @ 0xfffff493 │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ - blmi 1ba7408 <__read_chk@plt+0x1b42034> │ │ │ │ + blmi 1ba7398 <__read_chk@plt+0x1b41fc4> │ │ │ │ strls r4, [r1, #-1608] @ 0xfffff9b8 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7c64619 │ │ │ │ - movwcs lr, #6496 @ 0x1960 │ │ │ │ + movwcs lr, #6552 @ 0x1998 │ │ │ │ @ instruction: 0xf7fe930e │ │ │ │ - blmi 1a4e2b4 <__read_chk@plt+0x19e8ee0> │ │ │ │ + blmi 1a4e244 <__read_chk@plt+0x19e8e70> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - bmi 1a0d618 <__read_chk@plt+0x19a8244> │ │ │ │ + bmi 1a0d5a8 <__read_chk@plt+0x19a81d4> │ │ │ │ smlsdx ip, sl, r4, r4 │ │ │ │ strcs r6, [r0, #-2107] @ 0xfffff7c5 │ │ │ │ @ instruction: 0x46504659 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ cmpppl r4, r3, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf994f0cf │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ stmdacs r0, {r0, r2, r5, r6, ip, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr4, cr14, {1} │ │ │ │ - bls 60586c <__read_chk@plt+0x5a0498> │ │ │ │ + bls 6057fc <__read_chk@plt+0x5a0428> │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 9f860 <__read_chk@plt+0x3a48c> │ │ │ │ - bge fe1dbd5c <__read_chk@plt+0xfe176988> │ │ │ │ + blcs 9f7f0 <__read_chk@plt+0x3a41c> │ │ │ │ + bge fe1dbcec <__read_chk@plt+0xfe176918> │ │ │ │ @ instruction: 0xf7ff7015 │ │ │ │ ldmdbmi r6, {r0, r7, r9, fp, ip, sp, pc}^ │ │ │ │ strmi r2, [r6], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - @ instruction: 0xf6a4ef1e │ │ │ │ + @ instruction: 0xf6a4ef56 │ │ │ │ @ instruction: 0xf5a442ec │ │ │ │ @ instruction: 0x46036451 │ │ │ │ andcs r4, r5, r1, lsr r6 │ │ │ │ - bcs bcccc <__read_chk@plt+0x578f8> │ │ │ │ + bcs bcc5c <__read_chk@plt+0x57888> │ │ │ │ ssatmi fp, #12, r8, lsl #30 │ │ │ │ @ instruction: 0xf8cd2203 │ │ │ │ @ instruction: 0xf123b000 │ │ │ │ stmdavs r3!, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ @ instruction: 0xf7feae80 │ │ │ │ - blmi 130d490 <__read_chk@plt+0x12a80bc> │ │ │ │ + blmi 130d420 <__read_chk@plt+0x12a804c> │ │ │ │ @ instruction: 0xe7ab447b │ │ │ │ ldrbtmi r4, [sp], #-3400 @ 0xfffff2b8 │ │ │ │ andcs lr, r1, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xf6a4e42e │ │ │ │ movwcs r4, #1780 @ 0x6f4 │ │ │ │ ldmdavs r0!, {r0, r1, ip, sp, lr} │ │ │ │ @ instruction: 0xf1643001 │ │ │ │ - blls 49d8cc <__read_chk@plt+0x4384f8> │ │ │ │ + blls 49d6fc <__read_chk@plt+0x438328> │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ stclge 4, cr15, [lr, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0xe6ab6831 │ │ │ │ ldrbtmi pc, [r4], r4, lsr #13 @ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ andcc r6, r1, r0, lsr r8 │ │ │ │ - blx ffddb26c <__read_chk@plt+0xffd75e98> │ │ │ │ + blx fe7db1fc <__read_chk@plt+0xfe775e28> │ │ │ │ andsvs r9, r8, pc, lsl #22 │ │ │ │ stmdavc fp!, {r5, r7, r8, r9, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ str sl, [r2, #3285] @ 0xcd5 │ │ │ │ @ instruction: 0xf164a829 │ │ │ │ - msrvs R8_fiq, r9 │ │ │ │ - stmia r2!, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + msrvs R8_fiq, r1 │ │ │ │ + ldmdb sl, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff7028 │ │ │ │ @ instruction: 0x4608bbf3 │ │ │ │ - blx ff8db294 <__read_chk@plt+0xff875ec0> │ │ │ │ + blx fe2db224 <__read_chk@plt+0xfe275e50> │ │ │ │ andpl pc, r8, #164, 12 @ 0xa400000 │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ ldcge 4, cr15, [r4, #-508] @ 0xfffffe04 │ │ │ │ ldmdavs r9!, {r0, r1, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ @ instruction: 0x0154f893 │ │ │ │ - blmi b8b2a0 <__read_chk@plt+0xb25ecc> │ │ │ │ + blmi b8b230 <__read_chk@plt+0xb25e5c> │ │ │ │ cmpppl r5, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstcc r4, r3, lsl #4 │ │ │ │ tstls r0, fp, ror r4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx fed5b1c0 <__read_chk@plt+0xfecf5dec> │ │ │ │ + blx fed5b150 <__read_chk@plt+0xfecf5d7c> │ │ │ │ mcrlt 7, 1, pc, cr11, cr14, {7} @ │ │ │ │ andcs r4, r5, #606208 @ 0x94000 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - andcs lr, r3, #2912 @ 0xb60 │ │ │ │ + andcs lr, r3, #3808 @ 0xee0 │ │ │ │ @ instruction: 0xf8cd4603 │ │ │ │ strb fp, [pc, r0]! │ │ │ │ tstls r5, #3342336 @ 0x330000 │ │ │ │ @ instruction: 0xf7c5e711 │ │ │ │ - ldcmi 14, cr14, [pc, #-208] @ 9ec88 <__read_chk@plt+0x398b4> │ │ │ │ + ldcmi 14, cr14, [pc, #-432] @ 9eb38 <__read_chk@plt+0x39764> │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ - blmi 84db78 <__read_chk@plt+0x7e87a4> │ │ │ │ + blmi 84db08 <__read_chk@plt+0x7e8734> │ │ │ │ @ instruction: 0xf7fe447b │ │ │ │ vldrmi d11, [sp, #-592] @ 0xfffffdb0 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ @ instruction: 0x4d1cb957 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ @ instruction: 0xf853b953 │ │ │ │ cdple 0, 15, cr3, cr15, cr9, {0} │ │ │ │ - @ instruction: 0x001b62b0 │ │ │ │ + andseq r6, fp, r4, asr #3 │ │ │ │ andeq r0, r0, ip, ror ip │ │ │ │ - andseq r6, fp, lr, lsl #5 │ │ │ │ + andseq r6, fp, r2, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ - andseq r3, sp, r8, lsr lr │ │ │ │ - andseq r6, fp, lr, ror #10 │ │ │ │ - eorseq ip, r0, ip, asr lr │ │ │ │ - ldrsheq r6, [fp], -r8 │ │ │ │ + andseq r3, sp, ip, asr #26 │ │ │ │ + andseq r6, fp, r2, lsl #9 │ │ │ │ + eorseq ip, r0, r0, ror #26 │ │ │ │ + andseq r6, fp, ip │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ - andseq r6, pc, ip, lsr sp @ │ │ │ │ - mlaseq r0, r4, sp, ip │ │ │ │ - eorseq ip, r0, lr, lsl #27 │ │ │ │ - @ instruction: 0x001b5efe │ │ │ │ - andseq r8, ip, r2, lsl #16 │ │ │ │ - andseq r6, fp, ip, ror r1 │ │ │ │ - eorseq ip, r0, r0, lsr #26 │ │ │ │ - andseq r5, ip, r8, lsl #22 │ │ │ │ - andseq r6, fp, r8, ror #5 │ │ │ │ - eorseq ip, r0, r0, lsr #25 │ │ │ │ - mlaseq r0, sl, ip, ip │ │ │ │ - mlaseq r0, ip, pc, sl @ │ │ │ │ - andseq r6, fp, ip, lsr r2 │ │ │ │ - eorseq ip, r0, r8, ror #23 │ │ │ │ - eorseq ip, r0, r0, ror #23 │ │ │ │ - ldrsbteq ip, [r0], -r8 │ │ │ │ - ldrsbteq ip, [r0], -r0 │ │ │ │ + andseq r6, pc, r0, asr ip @ │ │ │ │ + mlaseq r0, r8, ip, ip │ │ │ │ + mlaseq r0, r2, ip, ip │ │ │ │ + andseq r5, fp, r2, lsl lr │ │ │ │ + andseq r8, ip, r6, lsl r7 │ │ │ │ + mulseq fp, r0, r0 │ │ │ │ + eorseq ip, r0, r4, lsr #24 │ │ │ │ + andseq r5, ip, ip, lsl sl │ │ │ │ + @ instruction: 0x001b61fc │ │ │ │ + eorseq ip, r0, r4, lsr #23 │ │ │ │ + mlaseq r0, lr, fp, ip │ │ │ │ + eorseq sl, r0, r0, lsr #29 │ │ │ │ + andseq r6, fp, r0, asr r1 │ │ │ │ + eorseq ip, r0, ip, ror #21 │ │ │ │ + eorseq ip, r0, r4, ror #21 │ │ │ │ + ldrsbteq ip, [r0], -ip │ │ │ │ + ldrsbteq ip, [r0], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq fe2dd124 <__read_chk@plt+0xfe277d50> │ │ │ │ + beq fe2dd0b4 <__read_chk@plt+0xfe277ce0> │ │ │ │ smmlsmi r0, pc, r8, pc @ │ │ │ │ ldclpl 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0x774cf8df │ │ │ │ @ instruction: 0xf8dfae0e │ │ │ │ ldrbtmi r3, [ip], #-1868 @ 0xfffff8b4 │ │ │ │ @ instruction: 0x9609447f │ │ │ │ strmi r9, [r5], -sp, lsl #14 │ │ │ │ @@ -59045,104 +59017,104 @@ │ │ │ │ usatcc pc, #20, pc, asr #17 @ │ │ │ │ tstls r9, #2063597568 @ 0x7b000000 │ │ │ │ svcge 0x001e2302 │ │ │ │ tsteq fp, r6, lsl #28 │ │ │ │ @ instruction: 0x465122d0 │ │ │ │ @ instruction: 0xf04f4638 │ │ │ │ ldrshtpl r3, [r4], #79 @ 0x4f │ │ │ │ - svc 0x00def7c5 │ │ │ │ + ldmda r6, {r1, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrhtcc pc, [r0], r7 @ │ │ │ │ @ instruction: 0xf8da222a │ │ │ │ strcs r0, [r0], #-0 │ │ │ │ movtvc pc, #1059 @ 0x423 @ │ │ │ │ - strbmi lr, [pc], #-2509 @ 9eea0 <__read_chk@plt+0x39acc> │ │ │ │ + strbmi lr, [pc], #-2509 @ 9ee30 <__read_chk@plt+0x39a5c> │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ stmdbvs r1, {r5, r7, r9, sl, lr} │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ strbmi r6, [r1], r0, lsl #16 │ │ │ │ adcscc pc, r0, r7, lsr #17 │ │ │ │ @ instruction: 0xf958f0cf │ │ │ │ eorsvs r4, r8, r6, lsl #12 │ │ │ │ - blx 1f5b1fe <__read_chk@plt+0x1ef5e2a> │ │ │ │ + blx 1f5b18e <__read_chk@plt+0x1ef5dba> │ │ │ │ ssatcc pc, #5, pc, asr #17 @ │ │ │ │ cmnvs r0, r5, lsl #8 │ │ │ │ eorvc r4, ip, fp, ror r4 │ │ │ │ ldcge 4, cr9, [r0], {8} │ │ │ │ @ instruction: 0xf8db9307 │ │ │ │ andcs r3, r5, #0 │ │ │ │ andcs r9, r0, r7, lsl #18 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ movtcs r6, #2270 @ 0x8de │ │ │ │ @ instruction: 0xf7c56023 │ │ │ │ - blls 21a670 <__read_chk@plt+0x1b529c> │ │ │ │ + blls 21a6e0 <__read_chk@plt+0x1b530c> │ │ │ │ movwls r4, #8822 @ 0x2276 │ │ │ │ - blls 2307bc <__read_chk@plt+0x1cb3e8> │ │ │ │ + blls 23074c <__read_chk@plt+0x1cb378> │ │ │ │ andls r2, r0, r0, lsl #4 │ │ │ │ movwls r4, #5672 @ 0x1628 │ │ │ │ - blls 1c3f10 <__read_chk@plt+0x15eb3c> │ │ │ │ - stc2 1, cr15, [sl], #280 @ 0x118 │ │ │ │ + blls 1c3ea0 <__read_chk@plt+0x15eacc> │ │ │ │ + mrrc2 1, 4, pc, r2, cr6 @ │ │ │ │ strtmi r4, [r8], -r6, lsl #12 │ │ │ │ stc2l 1, cr15, [lr, #172]! @ 0xac │ │ │ │ @ instruction: 0xf12b4628 │ │ │ │ - bllt 125e5f4 <__read_chk@plt+0x11f9220> │ │ │ │ - blcs bcfc8 <__read_chk@plt+0x57bf4> │ │ │ │ + bllt 125e584 <__read_chk@plt+0x11f91b0> │ │ │ │ + blcs bcf58 <__read_chk@plt+0x57b84> │ │ │ │ @ instruction: 0xf8dfd15d │ │ │ │ strcs r1, [r0], #-1612 @ 0xfffff9b4 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ eorvc r4, ip, r9, ror r4 │ │ │ │ - ldc 7, cr15, [lr, #788]! @ 0x314 │ │ │ │ + ldcl 7, cr15, [r6, #788]! @ 0x314 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ stc2 0, cr15, [r0], #400 @ 0x190 │ │ │ │ tstcs r1, r8, lsr r6 │ │ │ │ - blx fec5b282 <__read_chk@plt+0xfebf5eae> │ │ │ │ + blx fec5b212 <__read_chk@plt+0xfebf5e3e> │ │ │ │ @ instruction: 0x2628f8df │ │ │ │ @ instruction: 0x3604f8df │ │ │ │ stmdavc r8!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strbcc pc, [ip, #-2269] @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vhsub.s8 q4, , q11 │ │ │ │ pop {r2, r4, r6, r8, sl, fp, ip, lr} │ │ │ │ @ instruction: 0xf1a68ff0 │ │ │ │ - blcs dfb9c <__read_chk@plt+0x7a7c8> │ │ │ │ + blcs dfb2c <__read_chk@plt+0x7a758> │ │ │ │ mrshi pc, (UNDEF: 39) @ │ │ │ │ ldrbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - andcs lr, r1, #9600 @ 0x2580 │ │ │ │ + andcs lr, r1, #13184 @ 0x3380 │ │ │ │ @ instruction: 0xf7e52100 │ │ │ │ - strmi pc, [r0], r5, ror #24 │ │ │ │ + strmi pc, [r0], r3, ror #24 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ tstphi r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402e0b │ │ │ │ @ instruction: 0xf10d8105 │ │ │ │ movwcs r0, #6460 @ 0x193c │ │ │ │ strtmi r9, [r9], -r4, lsl #20 │ │ │ │ ldrtmi r9, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0d2464b │ │ │ │ ldmdblt r8!, {r0, r2, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - bls 485bd4 <__read_chk@plt+0x420800> │ │ │ │ + bls 485b64 <__read_chk@plt+0x420790> │ │ │ │ svclt 0x00183b0b │ │ │ │ - bcs a7bc0 <__read_chk@plt+0x427ec> │ │ │ │ + bcs a7b50 <__read_chk@plt+0x4277c> │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ - blcs 9fbc8 <__read_chk@plt+0x3a7f4> │ │ │ │ + blcs 9fb58 <__read_chk@plt+0x3a784> │ │ │ │ mvnshi pc, r0 │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - ldc2l 1, cr15, [ip, #288]! @ 0x120 │ │ │ │ + stc2 1, cr15, [r4, #288]! @ 0x120 │ │ │ │ @ instruction: 0xf04f230b │ │ │ │ movwls r0, #35072 @ 0x8900 │ │ │ │ @ instruction: 0xf8dfe77b │ │ │ │ andcs r1, r5, #156, 10 @ 0x27000000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - stcl 7, cr15, [r2, #-788]! @ 0xfffffcec │ │ │ │ + ldc 7, cr15, [sl, #788] @ 0x314 │ │ │ │ ldrtmi r2, [r1], -r1, lsl #4 │ │ │ │ - ldc2 7, cr15, [r2], #-916 @ 0xfffffc6c │ │ │ │ + ldc2 7, cr15, [r0], #-916 @ 0xfffffc6c │ │ │ │ @ instruction: 0xf1b94680 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf0d24638 │ │ │ │ stmdavc fp!, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df80fd │ │ │ │ ldrbtmi r3, [fp], #-1396 @ 0xfffffa8c │ │ │ │ @@ -59150,41 +59122,41 @@ │ │ │ │ @ instruction: 0xf8df79a6 │ │ │ │ strbmi r3, [r8], -ip, ror #10 │ │ │ │ rscscc pc, sp, #64, 4 │ │ │ │ ldrbtmi r9, [fp], #-1283 @ 0xfffffafd │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andls r6, r2, #128, 6 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - svc 0x0052f7c5 │ │ │ │ + svc 0x008af7c5 │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ @ instruction: 0xf88d464a │ │ │ │ movwcs r3, #1355 @ 0x54b │ │ │ │ @ instruction: 0x46394618 │ │ │ │ ldc2l 0, cr15, [r6], #-832 @ 0xfffffcc0 │ │ │ │ - bvc 1739134 <__read_chk@plt+0x16d3d60> │ │ │ │ + bvc 17390c4 <__read_chk@plt+0x16d3cf0> │ │ │ │ @ instruction: 0xf0226958 │ │ │ │ subsvc r0, sl, #24, 4 @ 0x80000001 │ │ │ │ - blx 185b392 <__read_chk@plt+0x17f5fbe> │ │ │ │ + blx 185b322 <__read_chk@plt+0x17f5f4e> │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ sbchi pc, r5, r0 │ │ │ │ ldrhtcc pc, [r0], r7 @ │ │ │ │ svceq 0x0001f1b9 │ │ │ │ tstpeq r8, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ adcscc pc, r0, r7, lsr #17 │ │ │ │ sbcshi pc, sp, r0 │ │ │ │ ldreq r6, [fp, -r3, lsr #16] │ │ │ │ ands sp, r0, ip, lsl #10 │ │ │ │ @ instruction: 0x4648683b │ │ │ │ @ instruction: 0xf0cf6959 │ │ │ │ @ instruction: 0x4629fad7 │ │ │ │ @ instruction: 0xf7c53028 │ │ │ │ - stmdacs r0, {r1, r2, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ sbcshi pc, fp, r0 │ │ │ │ @ instruction: 0xf109464b │ │ │ │ - blcs ad894 <__read_chk@plt+0x484c0> │ │ │ │ + blcs ad824 <__read_chk@plt+0x48450> │ │ │ │ andcs sp, r2, #60928 @ 0xee00 │ │ │ │ @ instruction: 0xf8df9200 │ │ │ │ movwcs r2, #1252 @ 0x4e4 │ │ │ │ @ instruction: 0x46514618 │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ @ instruction: 0xf0d00900 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -59196,48 +59168,48 @@ │ │ │ │ strcs r4, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ @ instruction: 0xf0cf6959 │ │ │ │ @ instruction: 0xf8dafaaf │ │ │ │ strmi r2, [r4], -r0 │ │ │ │ stmdaeq r8!, {r8, ip, sp, lr, pc} │ │ │ │ and r6, fp, r6, asr r9 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ - blx fe9db424 <__read_chk@plt+0xfe976050> │ │ │ │ + blx fe9db3b4 <__read_chk@plt+0xfe975fe0> │ │ │ │ msreq CPSR_f, r0, lsl #2 │ │ │ │ @ instruction: 0xf13e4640 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strcc sp, [r1, #-67] @ 0xffffffbd │ │ │ │ @ instruction: 0xf0cf4630 │ │ │ │ addmi pc, r5, #9216 @ 0x2400 │ │ │ │ smlattcs r0, lr, fp, sp │ │ │ │ @ instruction: 0xf1097862 │ │ │ │ ldmdavs fp!, {r0, r8, fp} │ │ │ │ sbcne pc, r7, #-2080374783 @ 0x84000001 │ │ │ │ ldmdbvs r8, {r1, r5, r6, ip, sp, lr}^ │ │ │ │ - blx fffdb454 <__read_chk@plt+0xfff76080> │ │ │ │ + blx fffdb3e4 <__read_chk@plt+0xfff76010> │ │ │ │ ldclle 5, cr4, [r4], {72} @ 0x48 │ │ │ │ strhi lr, [sl, #-2525] @ 0xfffff623 │ │ │ │ stcls 14, cr9, [ip], {8} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8dbd17a │ │ │ │ strtmi r0, [sl], -r0 │ │ │ │ @ instruction: 0xf7fc4639 │ │ │ │ - blls 31d534 <__read_chk@plt+0x2b8160> │ │ │ │ + blls 31d4c4 <__read_chk@plt+0x2b80f0> │ │ │ │ mvnlt r6, r8, lsl r0 │ │ │ │ - blcs b924c <__read_chk@plt+0x53e78> │ │ │ │ + blcs b91dc <__read_chk@plt+0x53e08> │ │ │ │ mvnshi pc, r0, asr #32 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x8116f893 │ │ │ │ stmdane r0, {r3, r6, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ stmdavs r1, {r2, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf1024628 │ │ │ │ @ instruction: 0x464a39ff │ │ │ │ - svc 0x00a0f7c5 │ │ │ │ + svc 0x00d8f7c5 │ │ │ │ @ instruction: 0xf8059809 │ │ │ │ @ instruction: 0xf12e8009 │ │ │ │ @ instruction: 0xf04ffcfb │ │ │ │ strls r0, [r8], -r1, lsl #18 │ │ │ │ smlatbcs r1, r9, r6, lr │ │ │ │ cdpcs 7, 0, cr14, cr3, cr0, {6} │ │ │ │ rschi pc, r4, r0, asr #32 │ │ │ │ @@ -59253,121 +59225,121 @@ │ │ │ │ @ instruction: 0xf0d09300 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0cf6958 │ │ │ │ strmi pc, [r1], fp, lsr #21 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmibmi r1!, {r0, r2, r3, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldcl 7, cr15, [r0], #-788 @ 0xfffffcec │ │ │ │ + stc 7, cr15, [r8], #788 @ 0x314 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx 155b36a <__read_chk@plt+0x14f5f96> │ │ │ │ + blx 155b2fa <__read_chk@plt+0x14f5f26> │ │ │ │ @ instruction: 0xf04f4638 │ │ │ │ @ instruction: 0xf0d20900 │ │ │ │ strls pc, [r8], -r5, lsl #17 │ │ │ │ stmibmi r9!, {r0, r2, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - mrrc 7, 12, pc, lr, cr5 @ │ │ │ │ + ldc 7, cr15, [r6], {197} @ 0xc5 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf1239500 │ │ │ │ strb pc, [fp, sp, asr #16]! @ │ │ │ │ andcs r4, r5, #3719168 @ 0x38c000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r0, [r9], #-2304 @ 0xfffff700 │ │ │ │ - mcrr 7, 12, pc, lr, cr5 @ │ │ │ │ + stc 7, cr15, [r6], {197} @ 0xc5 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx cdb3ae <__read_chk@plt+0xc75fda> │ │ │ │ + blx cdb33e <__read_chk@plt+0xc75f6a> │ │ │ │ ldrb r9, [r8], -r8, lsl #12 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - ldc2l 7, cr15, [r0], {229} @ 0xe5 │ │ │ │ + stc2l 7, cr15, [lr], {229} @ 0xe5 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs r9, {sp}^ │ │ │ │ @ instruction: 0xf9fef0cf │ │ │ │ stmdaeq r8!, {r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r0], -r9, lsr #12 │ │ │ │ - cdp 7, 14, cr15, cr10, cr5, {6} │ │ │ │ + svc 0x0022f7c5 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ mcrls 1, 0, r8, cr9, cr11, {1} │ │ │ │ - bleq 11db680 <__read_chk@plt+0x11762ac> │ │ │ │ + bleq 11db610 <__read_chk@plt+0x117623c> │ │ │ │ ldmdavs r3!, {sl, sp} │ │ │ │ andmi pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x465980d9 │ │ │ │ eorvc r4, ip, r8, lsr r6 │ │ │ │ @ instruction: 0xff7ef12a │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r6!, {r1, r3, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blmi ff2bf7b8 <__read_chk@plt+0xff25a3e4> │ │ │ │ - bls 3f0cfc <__read_chk@plt+0x38b928> │ │ │ │ + blmi ff2bf748 <__read_chk@plt+0xff25a374> │ │ │ │ + bls 3f0c8c <__read_chk@plt+0x38b8b8> │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ strls r4, [r5, #-3014] @ 0xfffff43a │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ movwls r9, #25607 @ 0x6407 │ │ │ │ eorlt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf1b9e018 │ │ │ │ stmdbls r6, {r8, r9, sl, fp} │ │ │ │ andeq pc, r5, #79 @ 0x4f │ │ │ │ strcs fp, [r3], #-3846 @ 0xfffff0fa │ │ │ │ - bleq 1db3dc <__read_chk@plt+0x176008> │ │ │ │ - bleq 4db3e0 <__read_chk@plt+0x47600c> │ │ │ │ - stc 7, cr15, [r2], {197} @ 0xc5 │ │ │ │ + bleq 1db36c <__read_chk@plt+0x175f98> │ │ │ │ + bleq 4db370 <__read_chk@plt+0x475f9c> │ │ │ │ + ldc 7, cr15, [sl], #-788 @ 0xfffffcec │ │ │ │ @ instruction: 0x46036832 │ │ │ │ strtmi r9, [r1], -r0, lsl #4 │ │ │ │ andcs r4, r3, #88, 12 @ 0x5800000 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffeef122 │ │ │ │ mvnlt r6, r6, ror r8 │ │ │ │ vst2.8 {d22-d23}, [pc :256], r2 │ │ │ │ ldrtmi r4, [r9], -r0, lsr #7 │ │ │ │ @ instruction: 0xf0b44640 │ │ │ │ strbmi pc, [r1], -fp, lsl #22 @ │ │ │ │ @ instruction: 0xf1574628 │ │ │ │ - @ instruction: 0x4604fb9d │ │ │ │ + strmi pc, [r4], -r5, asr #22 │ │ │ │ sbcsle r2, r8, r0, lsl #16 │ │ │ │ ldmdavc ip, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ eorsle r2, lr, r0, lsl #24 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ @ instruction: 0xf0137a53 │ │ │ │ suble r0, r9, r8, lsl r0 │ │ │ │ - blls 2794cc <__read_chk@plt+0x2140f8> │ │ │ │ + blls 27945c <__read_chk@plt+0x214088> │ │ │ │ movwls r3, #29441 @ 0x7301 │ │ │ │ mvnle r2, r0, lsl #28 │ │ │ │ ldrdlt pc, [r0], -sp @ │ │ │ │ stmdbls r7, {r2, r3, r5, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf8db9d05 │ │ │ │ - blcs ab30c <__read_chk@plt+0x45f38> │ │ │ │ + blcs ab29c <__read_chk@plt+0x45ec8> │ │ │ │ adcshi pc, r5, r0, asr #32 │ │ │ │ subsle r2, r6, r0, lsl #18 │ │ │ │ @ instruction: 0xf1b94608 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf14380b4 │ │ │ │ @ instruction: 0x4604f931 │ │ │ │ @ instruction: 0xf1434648 │ │ │ │ - bmi fe7dd7e0 <__read_chk@plt+0xfe77840c> │ │ │ │ + bmi fe7dd770 <__read_chk@plt+0xfe77839c> │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ andcs r4, r5, sl, ror r4 │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ - blmi fe6e7b48 <__read_chk@plt+0xfe682774> │ │ │ │ + blmi fe6e7ad8 <__read_chk@plt+0xfe682704> │ │ │ │ ldrbtmi r9, [fp], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xfffcf122 │ │ │ │ - blmi fe69746c <__read_chk@plt+0xfe632098> │ │ │ │ + blmi fe6973fc <__read_chk@plt+0xfe632028> │ │ │ │ ldmpl r3, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ strb r9, [r0, #773] @ 0x305 │ │ │ │ @ instruction: 0xf43f2e01 │ │ │ │ stmdavc fp!, {r2, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strls sl, [r8], -r0, ror #27 │ │ │ │ - blls 1d8a40 <__read_chk@plt+0x17366c> │ │ │ │ + blls 1d89d0 <__read_chk@plt+0x1735fc> │ │ │ │ @ instruction: 0xf1036831 │ │ │ │ stmdals r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ @ instruction: 0xf7c5465a │ │ │ │ - blls 21adec <__read_chk@plt+0x1b5a18> │ │ │ │ + blls 21ae5c <__read_chk@plt+0x1b5a88> │ │ │ │ andmi pc, fp, r3, lsl #16 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ @ instruction: 0xf0137a53 │ │ │ │ @ instruction: 0xd1b50018 │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ @ instruction: 0xf10007dc │ │ │ │ ldmdavs r0!, {r2, r5, r7, pc} │ │ │ │ @@ -59375,146 +59347,146 @@ │ │ │ │ @ instruction: 0xf8daf92b │ │ │ │ strmi r3, [r1], -r0 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0cf695a │ │ │ │ @ instruction: 0xe7a3fbbf │ │ │ │ ldreq r6, [sl, -r3, lsr #16] │ │ │ │ mcrge 5, 0, pc, cr12, cr15, {1} @ │ │ │ │ - blcs bd460 <__read_chk@plt+0x5808c> │ │ │ │ + blcs bd3f0 <__read_chk@plt+0x5801c> │ │ │ │ svcge 0x0024f43f │ │ │ │ ldrbtmi r4, [fp], #-2939 @ 0xfffff485 │ │ │ │ @ instruction: 0xf04fe626 │ │ │ │ ldmdbmi sl!, {r0, r8, fp}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - andcs lr, r5, #112, 22 @ 0x1c000 │ │ │ │ + andcs lr, r5, #168, 22 @ 0x2a000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0644610 │ │ │ │ stmdals r9, {r0, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx ff25b89a <__read_chk@plt+0xff1f64c6> │ │ │ │ + blx ff25b82a <__read_chk@plt+0xff1f6456> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stcge 4, cr15, [sl, #508]! @ 0x1fc │ │ │ │ - blcs bd498 <__read_chk@plt+0x580c4> │ │ │ │ + blcs bd428 <__read_chk@plt+0x58054> │ │ │ │ stcge 4, cr15, [r6, #252]! @ 0xfc │ │ │ │ andcs r4, r5, #1818624 @ 0x1bc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 16dd310 <__read_chk@plt+0x1677f3c> │ │ │ │ + bl fe4dd2a0 <__read_chk@plt+0xfe477ecc> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf1229500 │ │ │ │ ldr pc, [r7, #3911] @ 0xf47 │ │ │ │ @ instruction: 0x46384659 │ │ │ │ cdp2 1, 10, cr15, cr6, cr10, {1} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - blmi 1853514 <__read_chk@plt+0x17ee140> │ │ │ │ - bls 3f0d04 <__read_chk@plt+0x38b930> │ │ │ │ + blmi 18534a4 <__read_chk@plt+0x17ee0d0> │ │ │ │ + bls 3f0c94 <__read_chk@plt+0x38b8c0> │ │ │ │ vst2. {d21-d22}, [pc :64], r6 │ │ │ │ strtmi r4, [sl], -r0, lsr #7 │ │ │ │ @ instruction: 0xf0b44630 │ │ │ │ @ instruction: 0x4631fa5b │ │ │ │ @ instruction: 0xf1574620 │ │ │ │ - stmdacs r0, {r0, r2, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dad057 │ │ │ │ - bvc 1567440 <__read_chk@plt+0x150206c> │ │ │ │ + bvc 15673d0 <__read_chk@plt+0x1501ffc> │ │ │ │ ldrtle r0, [r6], #-1753 @ 0xfffff927 │ │ │ │ andeq pc, r8, r3, lsl r0 @ │ │ │ │ @ instruction: 0xf8bad133 │ │ │ │ @ instruction: 0x07db30b0 │ │ │ │ tstcs r0, pc, ror #8 │ │ │ │ @ instruction: 0xf0cf4628 │ │ │ │ @ instruction: 0xf8daf8c9 │ │ │ │ strmi r3, [r1], -r0 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0cf695a │ │ │ │ @ instruction: 0xf8dbfb5d │ │ │ │ - blcs ab470 <__read_chk@plt+0x4609c> │ │ │ │ + blcs ab400 <__read_chk@plt+0x4602c> │ │ │ │ @ instruction: 0x4620d0ba │ │ │ │ - blx ff75b910 <__read_chk@plt+0xff6f653c> │ │ │ │ + blx ff75b8a0 <__read_chk@plt+0xff6f64cc> │ │ │ │ @ instruction: 0x4660e7b6 │ │ │ │ @ instruction: 0xf1269104 │ │ │ │ stmdbls r4, {r0, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf143e744 │ │ │ │ - bmi 135d680 <__read_chk@plt+0x12f82ac> │ │ │ │ + bmi 135d610 <__read_chk@plt+0x12f823c> │ │ │ │ strbmi r4, [r9], -r4, lsl #12 │ │ │ │ andcs r4, r4, sl, ror r4 │ │ │ │ smlald r4, sp, r3, r6 │ │ │ │ andcs r4, r5, #1163264 @ 0x11c000 │ │ │ │ @ instruction: 0xf7c54479 │ │ │ │ - andcs lr, r3, #6144 @ 0x1800 │ │ │ │ + andcs lr, r3, #63488 @ 0xf800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0, #-5] │ │ │ │ cdp2 1, 15, cr15, cr4, cr2, {1} │ │ │ │ @ instruction: 0xf8dbe544 │ │ │ │ - blcs ab4b8 <__read_chk@plt+0x460e4> │ │ │ │ + blcs ab448 <__read_chk@plt+0x46074> │ │ │ │ bfi sp, r6, #1, #26 │ │ │ │ strbmi r9, [r1], -r4, lsl #22 │ │ │ │ @ instruction: 0xf1034628 │ │ │ │ @ instruction: 0x464238ff │ │ │ │ - ldcl 7, cr15, [r0, #788]! @ 0x314 │ │ │ │ + cdp 7, 2, cr15, cr8, cr5, {6} │ │ │ │ strls r2, [r8], -r0, lsl #6 │ │ │ │ andcc pc, r8, r5, lsl #16 │ │ │ │ ldmdbvs r1, {r0, r2, r3, r4, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xffd2f0cf │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ adcscc pc, r0, sl, lsr #17 │ │ │ │ ldmdbmi r4!, {r0, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b ff7dd408 <__read_chk@plt+0xff778034> │ │ │ │ + bl 5dd398 <__read_chk@plt+0x577fc4> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf1229500 │ │ │ │ @ instruction: 0xf8dbfecb │ │ │ │ - blcs ab508 <__read_chk@plt+0x46134> │ │ │ │ + blcs ab498 <__read_chk@plt+0x460c4> │ │ │ │ ldcge 4, cr15, [r8, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xf1264620 │ │ │ │ ldr pc, [r3, #-2701] @ 0xfffff573 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf04fb913 │ │ │ │ ldrb r0, [r0, -r0, lsl #18] │ │ │ │ - blx fe1db9bc <__read_chk@plt+0xfe1765e8> │ │ │ │ + blx fe1db94c <__read_chk@plt+0xfe176578> │ │ │ │ @ instruction: 0x3601e7f9 │ │ │ │ mcrge 4, 4, pc, cr13, cr15, {3} @ │ │ │ │ @ instruction: 0xf7c5e4f7 │ │ │ │ - ldmdbvs r1, {r1, r2, r6, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdbvs r1, {r1, r2, r3, r4, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xffa4f0cf │ │ │ │ ldrhtcc pc, [r0], sl @ │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ adcscc pc, r0, sl, lsr #17 │ │ │ │ svclt 0x0000e785 │ │ │ │ - eorseq pc, r7, lr, ror sl @ │ │ │ │ - eorseq pc, r7, ip, ror sl @ │ │ │ │ + eorseq pc, r7, lr, ror #21 │ │ │ │ + eorseq pc, r7, ip, ror #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, sl, r8, asr #10 │ │ │ │ + mulseq sl, r0, r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001b61f6 │ │ │ │ - @ instruction: 0x001ae8f8 │ │ │ │ - @ instruction: 0x001ae8f4 │ │ │ │ - andseq r6, fp, r0, ror r1 │ │ │ │ - @ instruction: 0x001b61f8 │ │ │ │ - eorseq pc, r7, r8, lsr r9 @ │ │ │ │ - ldrsheq r6, [fp], -r4 │ │ │ │ - andseq r6, fp, lr, lsl #1 │ │ │ │ - @ instruction: 0x001b48f2 │ │ │ │ - andseq r6, fp, sl, rrx │ │ │ │ - andseq r4, fp, r4, asr r8 │ │ │ │ - andseq r5, fp, sl, lsl #30 │ │ │ │ - andseq r5, fp, r2, lsl #30 │ │ │ │ - andseq r5, fp, r6, lsl #29 │ │ │ │ + andseq r6, fp, sl, lsl #2 │ │ │ │ + andseq lr, sl, r0, asr #16 │ │ │ │ + andseq lr, sl, ip, lsr r8 │ │ │ │ + andseq r6, fp, r4, lsl #1 │ │ │ │ + andseq r6, fp, ip, lsl #2 │ │ │ │ + eorseq pc, r7, r8, lsr #19 │ │ │ │ + andseq r6, fp, r8 │ │ │ │ + andseq r5, fp, r2, lsr #31 │ │ │ │ + andseq r4, fp, r6, lsl #16 │ │ │ │ + andseq r5, fp, lr, ror pc │ │ │ │ + andseq r4, fp, r8, ror #14 │ │ │ │ + andseq r5, fp, lr, lsl lr │ │ │ │ + andseq r5, fp, r6, lsl lr │ │ │ │ + mulseq fp, sl, sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001b5eb2 │ │ │ │ - andseq r5, fp, ip, ror #25 │ │ │ │ - andseq r5, fp, r6, asr #28 │ │ │ │ + andseq r5, fp, r6, asr #27 │ │ │ │ + andseq r5, fp, r0, lsl #24 │ │ │ │ + andseq r5, fp, sl, asr sp │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ - eorseq ip, r0, r6, lsl #11 │ │ │ │ - andseq r5, fp, r8, lsl #27 │ │ │ │ - andseq r5, fp, lr, lsr #27 │ │ │ │ - ldrhteq ip, [r0], -r0 │ │ │ │ - mulseq fp, r8, ip │ │ │ │ - andseq r5, fp, r6, asr #24 │ │ │ │ + eorseq ip, r0, sl, lsl #9 │ │ │ │ + mulseq fp, ip, ip │ │ │ │ + andseq r5, fp, r2, asr #25 │ │ │ │ + ldrhteq ip, [r0], -r4 │ │ │ │ + andseq r5, fp, ip, lsr #23 │ │ │ │ + andseq r5, fp, sl, asr fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ ldrmi fp, [sl], r1, lsr #1 │ │ │ │ @ instruction: 0x374cf8df │ │ │ │ @ instruction: 0xf8df460f │ │ │ │ @@ -59524,27 +59496,27 @@ │ │ │ │ @ instruction: 0x2740f8df │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f931f │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ ldrbtmi r3, [fp], #-1844 @ 0xfffff8cc │ │ │ │ @ instruction: 0xf1439306 │ │ │ │ - smlawtlt r5, r5, ip, pc @ │ │ │ │ + msrlt CPSR_sc, sp, ror #24 │ │ │ │ ldrhtcc pc, [r0], r5 @ │ │ │ │ @ instruction: 0xf100065e │ │ │ │ stmdavs fp!, {r3, r5, r7, r9, pc} │ │ │ │ @ instruction: 0xf0cf6958 │ │ │ │ @ instruction: 0x4606f87b │ │ │ │ eorsle r2, r1, r0, lsl #16 │ │ │ │ ldrtmi r6, [r8], -fp, lsr #16 │ │ │ │ @ instruction: 0xf0cf6959 │ │ │ │ andls pc, r5, r3, lsl #16 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df820b │ │ │ │ - bls 22d238 <__read_chk@plt+0x1c7e64> │ │ │ │ + bls 22d1c8 <__read_chk@plt+0x1c7df4> │ │ │ │ ldmdavs r1!, {r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ adcmi r6, fp, #13303808 @ 0xcb0000 │ │ │ │ adcshi pc, r2, #0 │ │ │ │ @ instruction: 0xf0ce9805 │ │ │ │ ldmdavs r1!, {r0, r1, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andls r4, sl, r7, lsl #12 │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ @@ -59558,148 +59530,148 @@ │ │ │ │ teqlt r0, #188, 4 @ 0xc000000b │ │ │ │ ldrbeq r7, [r7, -r2, lsl #28] │ │ │ │ sbcshi pc, r0, #64, 2 │ │ │ │ @ instruction: 0xf0adb323 │ │ │ │ and pc, fp, r7, lsr #21 │ │ │ │ ssatne pc, #17, pc, asr #17 @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 45d5a4 <__read_chk@plt+0x3f81d0> │ │ │ │ + b 125d534 <__read_chk@plt+0x11f8160> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r4, r5, r1, lsr r6 │ │ │ │ @ instruction: 0xf8f0f064 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2698f8df │ │ │ │ @ instruction: 0x367cf8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 879718 <__read_chk@plt+0x814344> │ │ │ │ + blls 8796a8 <__read_chk@plt+0x8142d4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46408333 │ │ │ │ pop {r0, r5, ip, sp, pc} │ │ │ │ - blcs c3684 <__read_chk@plt+0x5e2b0> │ │ │ │ + blcs c3614 <__read_chk@plt+0x5e240> │ │ │ │ sbchi pc, r3, #64 @ 0x40 │ │ │ │ - blcs c62e0 <__read_chk@plt+0x60f0c> │ │ │ │ + blcs c6270 <__read_chk@plt+0x60e9c> │ │ │ │ bichi pc, r3, r0 │ │ │ │ movwls r6, #18715 @ 0x491b │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals r4, {r0, r1, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf7c531c5 │ │ │ │ - @ instruction: 0xf8dfec9a │ │ │ │ + @ instruction: 0xf8dfecd2 │ │ │ │ andls r1, fp, ip, asr r6 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7c52000 │ │ │ │ - @ instruction: 0x4607e9de │ │ │ │ + @ instruction: 0x4607ea16 │ │ │ │ ldrhteq pc, [r0], r5 @ │ │ │ │ andeq pc, r2, r0, lsl r0 @ │ │ │ │ subhi pc, fp, #64 @ 0x40 │ │ │ │ ldmdavc fp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ movteq pc, #963 @ 0x3c3 @ │ │ │ │ - blcs c432c <__read_chk@plt+0x5ef58> │ │ │ │ + blcs c42bc <__read_chk@plt+0x5eee8> │ │ │ │ eorshi pc, ip, #0 │ │ │ │ @ instruction: 0x1630f8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmib r8, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b dd5c0 <__read_chk@plt+0x781ec> │ │ │ │ @ instruction: 0x3628f8df │ │ │ │ ldmcc pc!, {r1, r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ ldmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ andvc lr, r1, sp, asr #19 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ andcs r2, r1, #64, 6 │ │ │ │ @ instruction: 0x46484619 │ │ │ │ - bl ff3dd650 <__read_chk@plt+0xff37827c> │ │ │ │ + stc 7, cr15, [r4], {197} @ 0xc5 │ │ │ │ stmdbls r4, {r1, r6, r9, sl, lr} │ │ │ │ strcs r4, [r0, -r0, lsr #12] │ │ │ │ rsbsvc pc, fp, sp, lsl #17 │ │ │ │ - ldc 7, cr15, [r0], #788 @ 0x314 │ │ │ │ + stcl 7, cr15, [r8], #788 @ 0x314 │ │ │ │ andvc pc, r8, r4, lsl #16 │ │ │ │ ldmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ movtcs r9, #1801 @ 0x709 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ movwcs r6, #2265 @ 0x8d9 │ │ │ │ stmdavc r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ submi r9, r9, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf8cd4653 │ │ │ │ @ instruction: 0xf1469000 │ │ │ │ - strmi pc, [r3], pc, ror #16 │ │ │ │ + pkhbtmi pc, r3, r7, lsl #16 @ │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ strtmi r8, [r0], -r9, lsl #3 │ │ │ │ @ instruction: 0xf9d2f12b │ │ │ │ svceq 0x0000f1bb │ │ │ │ msrhi SPSR_sc, r0, asr #32 │ │ │ │ stmdbcs r0, {r0, r5, fp, ip, sp, lr} │ │ │ │ orrhi pc, r2, r0, asr #32 │ │ │ │ ldrhtcc pc, [r0], r5 @ │ │ │ │ @ instruction: 0xf1000798 │ │ │ │ - blls 2bfd58 <__read_chk@plt+0x25a984> │ │ │ │ + blls 2bfce8 <__read_chk@plt+0x25a914> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdbcs r0, {r0, r2, r4, r5, r7, pc} │ │ │ │ eorhi pc, sl, #0 │ │ │ │ stclne 8, cr7, [r2], #-396 @ 0xfffffe74 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrmi r8, [r9], -r7, lsr #5 │ │ │ │ @ instruction: 0xf8124617 │ │ │ │ - blcs af3cc <__read_chk@plt+0x49ff8> │ │ │ │ + blcs af35c <__read_chk@plt+0x49f88> │ │ │ │ stmdavs fp!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ addmi r7, fp, #110592 @ 0x1b000 │ │ │ │ eorhi pc, r0, #0 │ │ │ │ strtmi r9, [r0], -r4, lsl #18 │ │ │ │ - ldc 7, cr15, [ip], {197} @ 0xc5 │ │ │ │ + mrrc 7, 12, pc, r4, cr5 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8b581b3 │ │ │ │ @ instruction: 0xf01220b0 │ │ │ │ @ instruction: 0xf0400202 │ │ │ │ stmdbls r4, {r0, r2, r5, r7, pc} │ │ │ │ @ instruction: 0xf0b44628 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ subshi pc, r6, #0 │ │ │ │ addsmi r9, r8, #7168 @ 0x1c00 │ │ │ │ eorshi pc, r8, #0 │ │ │ │ @ instruction: 0xfff8f125 │ │ │ │ - blcs c6428 <__read_chk@plt+0x61054> │ │ │ │ + blcs c63b8 <__read_chk@plt+0x60fe4> │ │ │ │ eorshi pc, r4, #0 │ │ │ │ @ instruction: 0x4621461a │ │ │ │ @ instruction: 0xf0b44628 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ eorhi pc, ip, #0 │ │ │ │ strtmi r9, [r3], -r7, lsl #18 │ │ │ │ strtmi r9, [r8], -r4, lsl #20 │ │ │ │ - blx feddbafe <__read_chk@plt+0xfed7672a> │ │ │ │ + blx feddba8e <__read_chk@plt+0xfed766ba> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ stmdavs fp!, {r0, r2, r3, r6, ip, lr, pc} │ │ │ │ teqlt r7, r9, lsl sl │ │ │ │ addmi r7, fp, #3866624 @ 0x3b0000 │ │ │ │ movwcs fp, #3841 @ 0xf01 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r5, ip, sp, lr} │ │ │ │ @ instruction: 0x46207a19 │ │ │ │ - blx ffcdbcfa <__read_chk@plt+0xffc76926> │ │ │ │ + blx ffcdbc8a <__read_chk@plt+0xffc768b6> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r3!, {r1, r2, r4, r9, pc} │ │ │ │ @ instruction: 0x9010f8dd │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34649 │ │ │ │ @ instruction: 0xf8d775d4 │ │ │ │ @ instruction: 0xf7c50170 │ │ │ │ - teqlt r8, r6 @ │ │ │ │ + teqlt r8, lr, lsl #24 │ │ │ │ @ instruction: 0x019cf8d7 │ │ │ │ @ instruction: 0xf7c54649 │ │ │ │ - stmdacs r0, {r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, sl, fp, sp, lr, pc} │ │ │ │ eorshi pc, r7, #64 @ 0x40 │ │ │ │ tstcs r0, r4, lsl #30 │ │ │ │ ldrtmi r4, [sl], -r8, lsr #12 │ │ │ │ - blx 12dbb58 <__read_chk@plt+0x1276784> │ │ │ │ + blx 12dbae8 <__read_chk@plt+0x1276714> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r3!, {r3, r4, r9, pc} │ │ │ │ @ instruction: 0xf5034639 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d995d4 │ │ │ │ @ instruction: 0x4638719c │ │ │ │ - bl feedd7b8 <__read_chk@plt+0xfee783e4> │ │ │ │ + bl ffcdd748 <__read_chk@plt+0xffc78374> │ │ │ │ @ instruction: 0xf8d9b108 │ │ │ │ @ instruction: 0x46387170 │ │ │ │ @ instruction: 0xf93af0ce │ │ │ │ movwls r9, #2820 @ 0xb04 │ │ │ │ @ instruction: 0xf8df2203 │ │ │ │ @ instruction: 0x21003494 │ │ │ │ andmi lr, r1, sp, asr #19 │ │ │ │ @@ -59727,217 +59699,217 @@ │ │ │ │ tstphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ stmdbcs r0, {r8, r9, sl, sp} │ │ │ │ svcge 0x005af47f │ │ │ │ ldrhtcc pc, [r0], r5 @ │ │ │ │ @ instruction: 0xf140079b │ │ │ │ stmdbls r4, {r0, r1, r2, r3, r8, pc} │ │ │ │ @ instruction: 0xf7c54620 │ │ │ │ - stmdacs r0, {r1, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 8) @ │ │ │ │ - bls 339a08 <__read_chk@plt+0x2d4634> │ │ │ │ + bls 339998 <__read_chk@plt+0x2d45c4> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf5038179 │ │ │ │ @ instruction: 0xf5035280 │ │ │ │ @ instruction: 0xf10b5b8e │ │ │ │ @ instruction: 0xf8d20b08 │ │ │ │ ldmdavs r3, {r3, r6, r7, r8, sp} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #448 @ 0x1c0 │ │ │ │ svcne 0x0004f852 │ │ │ │ movwcc r4, #5656 @ 0x1618 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ addeq r3, r0, r2 │ │ │ │ - blx ff6dbea0 <__read_chk@plt+0xff676acc> │ │ │ │ + blx fe0dbe30 <__read_chk@plt+0xfe076a5c> │ │ │ │ strmi r9, [r2], ip │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ - bcs b99ec <__read_chk@plt+0x54618> │ │ │ │ + bcs b997c <__read_chk@plt+0x545a8> │ │ │ │ @ instruction: 0x81aff000 │ │ │ │ strcs r4, [r0, #-3057] @ 0xfffff40f │ │ │ │ strtmi r9, [pc], -r6, lsl #18 │ │ │ │ @ instruction: 0x9014f8dd │ │ │ │ - blge 3f5cd0 <__read_chk@plt+0x3908fc> │ │ │ │ + blge 3f5c60 <__read_chk@plt+0x39088c> │ │ │ │ andshi pc, r4, sp, asr #17 │ │ │ │ eor r9, r8, r4, lsl #6 │ │ │ │ strvc lr, [sp, -sp, asr #19] │ │ │ │ @ instruction: 0x3010f8d9 │ │ │ │ @ instruction: 0xf109b11b │ │ │ │ @ instruction: 0xf14a0010 │ │ │ │ - stmdavc r3!, {r0, r1, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavc r3!, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmib sp, {r0, r5, r6, r7, pc}^ │ │ │ │ movwcs r2, #2052 @ 0x804 │ │ │ │ smladxls r0, r0, r6, r4 │ │ │ │ @ instruction: 0xf12c4641 │ │ │ │ - blls 45f998 <__read_chk@plt+0x3fa5c4> │ │ │ │ + blls 45f928 <__read_chk@plt+0x3fa554> │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - @ instruction: 0xf932f14a │ │ │ │ + @ instruction: 0xf8daf14a │ │ │ │ strtmi r9, [r0], -sp, lsl #18 │ │ │ │ cdp2 1, 5, cr15, cr12, cr13, {1} │ │ │ │ stceq 8, cr15, [r4], {74} @ 0x4a │ │ │ │ - blx adbd90 <__read_chk@plt+0xa769bc> │ │ │ │ + blx adbd20 <__read_chk@plt+0xa7694c> │ │ │ │ @ instruction: 0xf8db3504 │ │ │ │ @ instruction: 0xf8c93000 │ │ │ │ ldmdbpl sl, {r2}^ │ │ │ │ movwcs fp, #474 @ 0x1da │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf10a4630 │ │ │ │ @ instruction: 0xf0aa0a04 │ │ │ │ @ instruction: 0xf8d9f8d3 │ │ │ │ ldrtmi r8, [r0], -r4 │ │ │ │ - blx 5dbdb8 <__read_chk@plt+0x5769e4> │ │ │ │ + blx 5dbd48 <__read_chk@plt+0x576974> │ │ │ │ sbcle r4, r7, r0, lsl #11 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ strcc r5, [r4, #-2392] @ 0xfffff6a8 │ │ │ │ - mrrc2 1, 6, pc, r4, cr3 @ │ │ │ │ + blx fffdbf3a <__read_chk@plt+0xfff76b66> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stceq 8, cr15, [r4], {74} @ 0x4a │ │ │ │ - bcs b5f90 <__read_chk@plt+0x50bbc> │ │ │ │ + bcs b5f20 <__read_chk@plt+0x50b4c> │ │ │ │ stmdbls ip, {r0, r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r9, r0, sl, lsl #22 │ │ │ │ @ instruction: 0xf8ca2201 │ │ │ │ rsbcs r0, r7, r0 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blx 1c5bcfe <__read_chk@plt+0x1bf692a> │ │ │ │ + blx 1c5bc8e <__read_chk@plt+0x1bf68ba> │ │ │ │ @ instruction: 0xf0dea80c │ │ │ │ @ instruction: 0xe62bfb3f │ │ │ │ - bls 232934 <__read_chk@plt+0x1cd560> │ │ │ │ + bls 2328c4 <__read_chk@plt+0x1cd4f0> │ │ │ │ ldrb r5, [r9, #2262]! @ 0x8d6 │ │ │ │ adcseq pc, r8, #13762560 @ 0xd20000 │ │ │ │ - blmi ff09928c <__read_chk@plt+0xff033eb8> │ │ │ │ + blmi ff09921c <__read_chk@plt+0xff033e48> │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ @ instruction: 0xf1bbe63d │ │ │ │ @ instruction: 0xf43f0f04 │ │ │ │ - bls 2cb448 <__read_chk@plt+0x266074> │ │ │ │ + bls 2cb3d8 <__read_chk@plt+0x266004> │ │ │ │ svceq 0x0001f1bb │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ stmdavc r1!, {r0, r3, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ andcs lr, r7, #158334976 @ 0x9700000 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ cdp2 0, 4, cr15, cr6, cr14, {6} │ │ │ │ - ble c69a8c <__read_chk@plt+0xc046b8> │ │ │ │ + ble c69a1c <__read_chk@plt+0xc04648> │ │ │ │ stmiavs fp, {r0, r4, r5, fp, sp, lr}^ │ │ │ │ suble r4, r1, fp, lsr #5 │ │ │ │ str r7, [r6], r1, lsr #16 │ │ │ │ eorsle r2, r9, r0, lsl #30 │ │ │ │ ldrb r2, [sl], -r0, lsl #14 │ │ │ │ @ instruction: 0xf5026832 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ vaddw.u8 q9, q1, d16 │ │ │ │ @ instruction: 0xf08202c0 │ │ │ │ stmdbcs lr!, {r0, r9} │ │ │ │ andcs fp, r0, #20, 30 @ 0x50 │ │ │ │ andeq pc, r1, #2 │ │ │ │ sbcsle r2, lr, r0, lsl #20 │ │ │ │ mrrcne 11, 0, r9, sl, cr9 │ │ │ │ - blcs c42ec <__read_chk@plt+0x5ef18> │ │ │ │ + blcs c427c <__read_chk@plt+0x5eea8> │ │ │ │ addhi pc, sp, r0, asr #32 │ │ │ │ ldrmi r4, [r8], -r2, lsr #19 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x00eaf7c4 │ │ │ │ + stmda r2!, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ cdp2 0, 12, cr15, cr12, cr3, {3} │ │ │ │ @ instruction: 0xf0642000 │ │ │ │ ldrt pc, [r4], -r1, lsr #29 @ │ │ │ │ andcs r4, r5, #2539520 @ 0x26c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00daf7c4 │ │ │ │ + ldmda r2, {r0, r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r3, lsl #13 │ │ │ │ @ instruction: 0xf812f0ce │ │ │ │ andls r4, r0, fp, asr r6 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf1224611 │ │ │ │ strb pc, [r9, r5, asr #23]! @ │ │ │ │ - bls 232960 <__read_chk@plt+0x1cd58c> │ │ │ │ + bls 2328f0 <__read_chk@plt+0x1cd51c> │ │ │ │ @ instruction: 0xe61e58d7 │ │ │ │ tstlt r3, fp, lsr #16 │ │ │ │ - blcs b9b8c <__read_chk@plt+0x547b8> │ │ │ │ + blcs b9b1c <__read_chk@plt+0x54748> │ │ │ │ @ instruction: 0x3124d1b8 │ │ │ │ @ instruction: 0xf13e4620 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8b5d1b2 │ │ │ │ @ instruction: 0x079a30b0 │ │ │ │ addshi pc, r8, r0, lsl #2 │ │ │ │ ldrbtmi r4, [r9], #-2442 @ 0xfffff676 │ │ │ │ @ instruction: 0xf7c42205 │ │ │ │ - strls lr, [r0], #-4022 @ 0xfffff04a │ │ │ │ + strls lr, [r0], #-4078 @ 0xfffff012 │ │ │ │ ldrb r4, [sp, r3, lsl #12] │ │ │ │ andcs r4, r5, #2211840 @ 0x21c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00acf7c4 │ │ │ │ + svc 0x00e4f7c4 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ cdp2 0, 8, cr15, cr14, cr3, {3} │ │ │ │ stmibmi r2, {r2, r3, r4, r7, r8, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - andcs lr, r3, #160, 30 @ 0x280 │ │ │ │ + andcs lr, r3, #216, 30 @ 0x360 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0632005 │ │ │ │ - str pc, [pc, #3713] @ a09fd <__read_chk@plt+0x3b629> │ │ │ │ + str pc, [pc, #3713] @ a098d <__read_chk@plt+0x3b5b9> │ │ │ │ @ instruction: 0xf1634620 │ │ │ │ - @ instruction: 0xf8c9fba1 │ │ │ │ + @ instruction: 0xf8c9fb49 │ │ │ │ @ instruction: 0xe7180010 │ │ │ │ andcs r4, r5, #1982464 @ 0x1e4000 │ │ │ │ ldrbtmi r9, [r9], #-2056 @ 0xfffff7f8 │ │ │ │ - svc 0x008cf7c4 │ │ │ │ + svc 0x00c4f7c4 │ │ │ │ ldmdbmi r7!, {r1, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - movwcs lr, #3974 @ 0xf86 │ │ │ │ + movwcs lr, #4030 @ 0xfbe │ │ │ │ ldr r9, [r9, #776]! @ 0x308 │ │ │ │ tstlt fp, fp, lsr #16 │ │ │ │ - blcs b9c1c <__read_chk@plt+0x54848> │ │ │ │ + blcs b9bac <__read_chk@plt+0x547d8> │ │ │ │ stclge 4, cr15, [r8, #-508] @ 0xfffffe04 │ │ │ │ ldmdbvs r8, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ subsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf13e3124 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [lr, #-508]! @ 0xfffffe04 │ │ │ │ andcs r4, r5, #1753088 @ 0x1ac000 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - ldmdavs r4!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r4!, {r1, r2, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r4, #3145728 @ 0x300000 │ │ │ │ tstcs r3, r4, lsr #8 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ - blx 175c06e <__read_chk@plt+0x16f6c9a> │ │ │ │ + blx 175bffe <__read_chk@plt+0x16f6c2a> │ │ │ │ stmdbmi r5!, {r1, r3, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - pkhtbmi lr, r3, lr, asr #30 │ │ │ │ + pkhbtmi lr, r3, r6, lsl #31 │ │ │ │ @ instruction: 0xf0a92063 │ │ │ │ @ instruction: 0xf04ffad5 │ │ │ │ @ instruction: 0xf06231ff │ │ │ │ @ instruction: 0x465bfa13 │ │ │ │ ldrb r9, [sp, -r0]! │ │ │ │ - bvc 779cb8 <__read_chk@plt+0x7148e4> │ │ │ │ + bvc 779c48 <__read_chk@plt+0x714874> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ strtmi sl, [r7], -r7, lsl #29 │ │ │ │ eorsvc r2, fp, r0, lsl #6 │ │ │ │ ldrbt r7, [lr], -r1, lsr #16 │ │ │ │ @ instruction: 0xf53f07d7 │ │ │ │ - blcs cb164 <__read_chk@plt+0x65d90> │ │ │ │ + blcs cb0f4 <__read_chk@plt+0x65d20> │ │ │ │ ldclge 4, cr15, [r0, #-252] @ 0xffffff04 │ │ │ │ ldmdbvs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blcs c4840 <__read_chk@plt+0x5f46c> │ │ │ │ + blcs c47d0 <__read_chk@plt+0x5f3fc> │ │ │ │ ldclge 4, cr15, [r3, #-508] @ 0xfffffe04 │ │ │ │ ldrbtmi r4, [fp], #-2898 @ 0xfffff4ae │ │ │ │ strb r9, [lr, #-772] @ 0xfffffcfc │ │ │ │ addpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blpl fe45d050 <__read_chk@plt+0xfe3f7c7c> │ │ │ │ - bleq 4dc074 <__read_chk@plt+0x476ca0> │ │ │ │ + blpl fe45cfe0 <__read_chk@plt+0xfe3f7c0c> │ │ │ │ + bleq 4dc004 <__read_chk@plt+0x476c30> │ │ │ │ ldrsbcs pc, [r0, #130] @ 0x82 @ │ │ │ │ stmdbmi sp, {r0, r2, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - andcs lr, r5, #42, 30 @ 0xa8 │ │ │ │ + andcs lr, r5, #392 @ 0x188 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0632004 │ │ │ │ ldr pc, [r9, #-3595] @ 0xfffff1f5 │ │ │ │ ldrbtmi r4, [r9], #-2375 @ 0xfffff6b9 │ │ │ │ @ instruction: 0xf103e766 │ │ │ │ str r0, [r3, r8, lsr #32]! │ │ │ │ stc2l 1, cr15, [r0, #148] @ 0x94 │ │ │ │ @@ -59949,84 +59921,84 @@ │ │ │ │ stmdals r8, {r0, r1, r6, fp, ip, sp, lr} │ │ │ │ movteq pc, #4960 @ 0x1360 @ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf0ce704b │ │ │ │ ldrb pc, [r8, #3907] @ 0xf43 @ │ │ │ │ @ instruction: 0x33289b05 │ │ │ │ ldr r9, [r8, #-772] @ 0xfffffcfc │ │ │ │ - blcs c68d8 <__read_chk@plt+0x61504> │ │ │ │ + blcs c6868 <__read_chk@plt+0x61494> │ │ │ │ stcge 4, cr15, [ip, #508]! @ 0x1fc │ │ │ │ @ instruction: 0xf8d36833 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7} │ │ │ │ stcge 4, cr15, [r0, #508]! @ 0x1fc │ │ │ │ - blls 1d9350 <__read_chk@plt+0x173f7c> │ │ │ │ + blls 1d92e0 <__read_chk@plt+0x173f0c> │ │ │ │ movwls r2, #516 @ 0x204 │ │ │ │ - blmi ce80d4 <__read_chk@plt+0xc82d00> │ │ │ │ + blmi ce8064 <__read_chk@plt+0xc82c90> │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx ff9dc158 <__read_chk@plt+0xff976d84> │ │ │ │ + blx ff9dc0e8 <__read_chk@plt+0xff976d14> │ │ │ │ tstlt r3, #7012352 @ 0x6b0000 │ │ │ │ andcs r4, r1, lr, lsr #18 │ │ │ │ ldrbtmi r9, [r9], #-2564 @ 0xfffff5fc │ │ │ │ - @ instruction: 0xf958f143 │ │ │ │ + @ instruction: 0xf900f143 │ │ │ │ strdcs lr, [r4], -r2 │ │ │ │ strmi lr, [r1], -r6, asr #12 │ │ │ │ stmdals r4, {r5, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xff1af0cd │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ @ instruction: 0xff16f0cd │ │ │ │ stmib sp, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ andcs r7, r3, #0 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ @ instruction: 0xf1222004 │ │ │ │ ldrb pc, [sp, #2799] @ 0xaef @ │ │ │ │ strtmi r6, [r7], -fp, lsr #16 │ │ │ │ addmi r7, fp, #110592 @ 0x1b000 │ │ │ │ ldclge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ - blmi 899b0c <__read_chk@plt+0x834738> │ │ │ │ + blmi 899a9c <__read_chk@plt+0x8346c8> │ │ │ │ @ instruction: 0xe7d9447b │ │ │ │ - cdp 7, 4, cr15, cr12, cr4, {6} │ │ │ │ + cdp 7, 8, cr15, cr4, cr4, {6} │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r5, fp, ip, asr #23 │ │ │ │ - mlaseq r7, r6, r2, pc @ │ │ │ │ - eorseq pc, r7, r6, lsl #5 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r5, fp, r2, ror #22 │ │ │ │ - ldrsbteq pc, [r7], -ip @ │ │ │ │ - mlaeq r3, r6, r5, pc @ │ │ │ │ - andseq r6, ip, lr, lsr #19 │ │ │ │ - andseq r5, fp, r0, asr fp │ │ │ │ - andseq r5, fp, lr, ror #20 │ │ │ │ + andseq r5, fp, r0, ror #21 │ │ │ │ + eorseq pc, r7, r6, lsl #6 │ │ │ │ + ldrshteq pc, [r7], -r6 @ │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r5, fp, r6, ror sl │ │ │ │ + eorseq pc, r7, ip, asr #4 │ │ │ │ + eoreq pc, r3, sl, lsr #9 │ │ │ │ + andseq r6, ip, r2, asr #17 │ │ │ │ + andseq r5, fp, r4, ror #20 │ │ │ │ + andseq r5, fp, r2, lsl #19 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq fp, r0, r8, ror #29 │ │ │ │ - andseq r4, fp, r2, lsl #27 │ │ │ │ - andseq r5, fp, sl, asr #15 │ │ │ │ + eorseq fp, r0, ip, ror #27 │ │ │ │ + mulseq fp, r6, ip │ │ │ │ + @ instruction: 0x001b56de │ │ │ │ andeq r0, r0, r8, asr lr │ │ │ │ - andseq r5, fp, r2, asr #15 │ │ │ │ - andseq r5, fp, sl, asr #15 │ │ │ │ - andseq r5, fp, r8, ror #12 │ │ │ │ - eoreq r6, r9, lr, lsr r6 │ │ │ │ - eoreq r4, r4, r4, ror #25 │ │ │ │ - andseq r5, fp, r0, asr r6 │ │ │ │ - mulseq fp, ip, r6 │ │ │ │ - eorseq fp, r0, sl, lsl #26 │ │ │ │ - @ instruction: 0x001b55f0 │ │ │ │ - andseq r5, fp, lr, ror #12 │ │ │ │ - mulseq fp, r6, r6 │ │ │ │ - mulseq fp, lr, r6 │ │ │ │ - mulseq fp, ip, r6 │ │ │ │ - andseq r5, pc, r8, lsr #23 │ │ │ │ + @ instruction: 0x001b56d6 │ │ │ │ + @ instruction: 0x001b56de │ │ │ │ + andseq r5, fp, ip, ror r5 │ │ │ │ + eoreq r6, r9, r2, asr r5 │ │ │ │ + strdeq r4, [r4], -r8 @ │ │ │ │ + andseq r5, fp, r4, ror #10 │ │ │ │ + @ instruction: 0x001b55b0 │ │ │ │ + eorseq fp, r0, lr, lsl #24 │ │ │ │ + andseq r5, fp, r4, lsl #10 │ │ │ │ + andseq r5, fp, r2, lsl #11 │ │ │ │ + andseq r5, fp, sl, lsr #11 │ │ │ │ + @ instruction: 0x001b55b2 │ │ │ │ + @ instruction: 0x001b55b0 │ │ │ │ + @ instruction: 0x001f5abc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldmibeq r8!, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stcvs 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0x7744f8df │ │ │ │ - beq cdc1ec <__read_chk@plt+0xc76e18> │ │ │ │ + beq cdc17c <__read_chk@plt+0xc76da8> │ │ │ │ ldmdaeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r2, [pc], #-1536 @ 9fdc0 <__read_chk@plt+0x3a9ec> │ │ │ │ + ldrbtmi r2, [pc], #-1536 @ 9fd50 <__read_chk@plt+0x3a97c> │ │ │ │ movwcs lr, #22989 @ 0x59cd │ │ │ │ @ instruction: 0x2734f8df │ │ │ │ @ instruction: 0x3734f8df │ │ │ │ @ instruction: 0xf8dd447a │ │ │ │ ldmpl r3, {r3, r6, r9, sl, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f361c │ │ │ │ @@ -60048,15 +60020,15 @@ │ │ │ │ @ instruction: 0xf8ca2300 │ │ │ │ @ instruction: 0xf8d63000 │ │ │ │ @ instruction: 0xf1b88010 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8df81b3 │ │ │ │ @ instruction: 0x464216d8 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - @ instruction: 0xf8acf143 │ │ │ │ + @ instruction: 0xf854f143 │ │ │ │ @ instruction: 0xf0cd4630 │ │ │ │ @ instruction: 0xf8dffdfd │ │ │ │ andls r3, r9, r8, asr #13 │ │ │ │ movwls r5, #30971 @ 0x78fb │ │ │ │ @ instruction: 0xf5016819 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079220f6 │ │ │ │ @@ -60070,26 +60042,26 @@ │ │ │ │ @ instruction: 0xf1000798 │ │ │ │ @ instruction: 0xf106824e │ │ │ │ andcs r0, r0, #40, 6 @ 0xa0000000 │ │ │ │ @ instruction: 0x46204619 │ │ │ │ @ instruction: 0xf0b49308 │ │ │ │ pkhtbmi pc, r1, r3, asr #17 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 2804a0 <__read_chk@plt+0x21b0cc> │ │ │ │ + blls 280430 <__read_chk@plt+0x21b05c> │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ - bl fe96c188 <__read_chk@plt+0xfe906db4> │ │ │ │ - blx fed60ac0 <__read_chk@plt+0xfecfb6ec> │ │ │ │ + bl fe96c118 <__read_chk@plt+0xfe906d44> │ │ │ │ + blx fed60a50 <__read_chk@plt+0xfecfb67c> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8b4930a │ │ │ │ @ instruction: 0x079830b0 │ │ │ │ addshi pc, sp, r0, asr #2 │ │ │ │ @ instruction: 0x165cf8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - blls 29b6a4 <__read_chk@plt+0x2362d0> │ │ │ │ + blls 29b714 <__read_chk@plt+0x236340> │ │ │ │ @ instruction: 0x2650f8df │ │ │ │ ldrbtmi r6, [sl], #-2075 @ 0xfffff7e5 │ │ │ │ @ instruction: 0xf5033280 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ @@ -60112,130 +60084,130 @@ │ │ │ │ pop {r2, r5, r8, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf0ce8ff0 │ │ │ │ @ instruction: 0xf8dffb87 │ │ │ │ @ instruction: 0xf10015f8 │ │ │ │ andcs r0, r5, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ @ instruction: 0x4630093c │ │ │ │ - ldc 7, cr15, [sl, #784]! @ 0x310 │ │ │ │ + ldcl 7, cr15, [r2, #784]! @ 0x310 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - beq da678 <__read_chk@plt+0x752a4> │ │ │ │ + beq da608 <__read_chk@plt+0x75234> │ │ │ │ @ instruction: 0xf7c44648 │ │ │ │ - strbmi lr, [r8], -r6, asr #31 │ │ │ │ + @ instruction: 0x4648effe │ │ │ │ rsbscs r4, r8, #53477376 @ 0x3300000 │ │ │ │ strls r2, [r0], -lr, ror #2 │ │ │ │ eorsvs pc, r0, #9240576 @ 0x8d0000 │ │ │ │ @ instruction: 0xf844f040 │ │ │ │ sbcle r2, fp, lr, ror #16 │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ stmdavs r3!, {r0, r1, r3, r7, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8249 │ │ │ │ @ instruction: 0x465215b0 │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - @ instruction: 0xf80af143 │ │ │ │ + @ instruction: 0xffb2f142 │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ @ instruction: 0xf8eef12a │ │ │ │ @ instruction: 0xb1a84606 │ │ │ │ ldrcc pc, [r8, #2271] @ 0x8df │ │ │ │ ldrbmi r4, [r2], -r1, lsr #12 │ │ │ │ vst2. {d21-d22}, [pc :256] │ │ │ │ ldrtmi r4, [r8], -r0, lsr #7 │ │ │ │ stc2 0, cr15, [r4], #716 @ 0x2cc │ │ │ │ @ instruction: 0x46304639 │ │ │ │ - ldc2l 1, cr15, [r6, #-344] @ 0xfffffea8 │ │ │ │ + ldc2l 1, cr15, [lr], #344 @ 0x158 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d88239 │ │ │ │ - blcs abfb0 <__read_chk@plt+0x46bdc> │ │ │ │ + blcs abf40 <__read_chk@plt+0x46b6c> │ │ │ │ subshi pc, ip, #64 @ 0x40 │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0cf6959 │ │ │ │ andcs pc, r1, r1, ror #20 │ │ │ │ stmiavs fp, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f429c │ │ │ │ stmdavs r3!, {r0, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0x3124af4b │ │ │ │ @ instruction: 0xf13e4640 │ │ │ │ stmdacs r0, {r0, r7, fp, ip, sp, lr, pc} │ │ │ │ bichi pc, sp, r0 │ │ │ │ strbmi lr, [r0], -r2, asr #14 │ │ │ │ - beq edc420 <__read_chk@plt+0xe7704c> │ │ │ │ - blx d5c328 <__read_chk@plt+0xcf6f54> │ │ │ │ + beq edc3b0 <__read_chk@plt+0xe76fdc> │ │ │ │ + blx d5c2b8 <__read_chk@plt+0xcf6ee4> │ │ │ │ strmi r9, [r3], -sl, lsl #20 │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf8ca4643 │ │ │ │ - bcs a0000 <__read_chk@plt+0x3ac2c> │ │ │ │ + bcs 9ff90 <__read_chk@plt+0x3abbc> │ │ │ │ sbcshi pc, pc, r0, asr #32 │ │ │ │ @ instruction: 0x07917872 │ │ │ │ orrshi pc, r0, r0, lsl #2 │ │ │ │ ldrcs pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r3, r1, #268435456 @ 0x10000000 │ │ │ │ ldrcc pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls sl, #47887 @ 0xbb0f │ │ │ │ vmin.s8 d20, d0, d8 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - svc 0x0052f7c4 │ │ │ │ + svc 0x008af7c4 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ - ldc2l 1, cr15, [lr, #292]! @ 0x124 │ │ │ │ + stc2 1, cr15, [r6, #292]! @ 0x124 │ │ │ │ @ instruction: 0xf04f9b0b │ │ │ │ rsbscs r0, r8, #0, 20 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ cmncs lr, r8, lsl r6 │ │ │ │ mvnsge pc, r3, lsl #17 │ │ │ │ @ instruction: 0xf03f4653 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r8!, {r0, r2, r3, r5, ip, lr, pc}^ │ │ │ │ mvnshi pc, r0 │ │ │ │ strbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - strmi lr, [r3], -r0, lsr #26 │ │ │ │ + @ instruction: 0x4603ed58 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ @ instruction: 0xf0632004 │ │ │ │ ldr pc, [sp, -r1, lsl #24]! │ │ │ │ andcs r4, r7, r1, lsr r6 │ │ │ │ - stc2 1, cr15, [r2, #284]! @ 0x11c │ │ │ │ + stc2l 1, cr15, [sl, #-284] @ 0xfffffee4 │ │ │ │ @ instruction: 0xf8d3e738 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, r9} │ │ │ │ mcrvc 0, 0, sp, cr2, cr9, {4} │ │ │ │ movweq pc, #4098 @ 0x1002 @ │ │ │ │ strle r0, [r6, #-1874] @ 0xfffff8ae │ │ │ │ ldrhtcs pc, [r0], r4 @ │ │ │ │ strle r0, [r2, #-1938] @ 0xfffff86e │ │ │ │ ldc2 0, cr15, [r6, #688] @ 0x2b0 │ │ │ │ stmiavs sl, {r3, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf00042a2 │ │ │ │ - blcs c0614 <__read_chk@plt+0x5b240> │ │ │ │ + blcs c05a4 <__read_chk@plt+0x5b1d0> │ │ │ │ mcrge 4, 7, pc, cr1, cr15, {1} @ │ │ │ │ ldmdbvs r3!, {r1, r3, r4, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r2!, {r2, r3, r5, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df81a5 │ │ │ │ andcs r1, r2, ip, ror #8 │ │ │ │ ldrbtmi r9, [r9], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf1429a08 │ │ │ │ - @ instruction: 0xf1b9ff5d │ │ │ │ + @ instruction: 0xf1b9ff05 │ │ │ │ eorle r0, sl, r0, lsl #30 │ │ │ │ @ instruction: 0xf1254648 │ │ │ │ - blls 35ef10 <__read_chk@plt+0x2f9b3c> │ │ │ │ - blls 28cd94 <__read_chk@plt+0x2279c0> │ │ │ │ + blls 35eea0 <__read_chk@plt+0x2f9acc> │ │ │ │ + blls 28cd24 <__read_chk@plt+0x227950> │ │ │ │ vst2.8 {d22-d23}, [pc :64], r8 │ │ │ │ orrslt r5, r8, r0, asr #6 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r0, {r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ - blx 19dc13e <__read_chk@plt+0x1976d6a> │ │ │ │ + blx 19dc0ce <__read_chk@plt+0x1976cfa> │ │ │ │ ldmdavs r8, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ @ instruction: 0xf0423024 │ │ │ │ @@ -60253,18 +60225,18 @@ │ │ │ │ mrscs lr, (UNDEF: 0) │ │ │ │ strtmi r9, [r0], -r8, lsl #20 │ │ │ │ @ instruction: 0xffa2f0b3 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavc r3!, {r0, r2, r3, r4, r5, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf1000758 │ │ │ │ @ instruction: 0xf00380d3 │ │ │ │ - bcs 160978 <__read_chk@plt+0xfb5a4> │ │ │ │ + bcs 160908 <__read_chk@plt+0xfb534> │ │ │ │ mrshi pc, (UNDEF: 69) @ │ │ │ │ @ instruction: 0xf1000799 │ │ │ │ - blmi ffcc0798 <__read_chk@plt+0xffc5b3c4> │ │ │ │ + blmi ffcc0728 <__read_chk@plt+0xffc5b354> │ │ │ │ eor r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0x464a4653 │ │ │ │ eorcc r4, r8, r9, asr #12 │ │ │ │ @ instruction: 0xf9caf124 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ strb sl, [r6], -r5, asr #28 │ │ │ │ stmdaeq r8!, {r1, r2, r8, ip, sp, lr, pc} │ │ │ │ @@ -60275,32 +60247,32 @@ │ │ │ │ ldrbt r4, [r2], -r1, lsl #13 │ │ │ │ @ instruction: 0xf0137873 │ │ │ │ @ instruction: 0xf0400f06 │ │ │ │ movwcs r8, #247 @ 0xf7 │ │ │ │ ldrbt r9, [r4], -sl, lsl #6 │ │ │ │ ldrbtmi r4, [r8], #-2272 @ 0xfffff720 │ │ │ │ ldc2l 0, cr15, [r6], #-892 @ 0xfffffc84 │ │ │ │ - bmi ff899c2c <__read_chk@plt+0xff834858> │ │ │ │ + bmi ff899bbc <__read_chk@plt+0xff8347e8> │ │ │ │ @ instruction: 0xe724447a │ │ │ │ adcseq pc, ip, #13828096 @ 0xd30000 │ │ │ │ - blmi ff819f44 <__read_chk@plt+0xff7b4b70> │ │ │ │ + blmi ff819ed4 <__read_chk@plt+0xff7b4b00> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf50d3801 │ │ │ │ - blmi ff77e210 <__read_chk@plt+0xff718e3c> │ │ │ │ + blmi ff77e1a0 <__read_chk@plt+0xff718dcc> │ │ │ │ strbmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ @ instruction: 0xf7c44619 │ │ │ │ - tstcs r0, r4, ror lr │ │ │ │ + smlatbcs r0, ip, lr, lr │ │ │ │ andcs r4, r3, #70254592 @ 0x4300000 │ │ │ │ @ instruction: 0xf88d2004 │ │ │ │ @ instruction: 0xf063161b │ │ │ │ @ instruction: 0xf8b4fb3f │ │ │ │ @ instruction: 0x079a30b0 │ │ │ │ - blls 295764 <__read_chk@plt+0x230390> │ │ │ │ + blls 2956f4 <__read_chk@plt+0x230320> │ │ │ │ ldmdavs fp, {r0, r3, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf503809a │ │ │ │ @ instruction: 0xf5035280 │ │ │ │ @ instruction: 0xf108588e │ │ │ │ @@ -60308,69 +60280,69 @@ │ │ │ │ ldmdavs r3, {r4, r6, r7, r8, sp} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #303 @ 0x12f │ │ │ │ svcne 0x0004f852 │ │ │ │ movwcc r4, #5656 @ 0x1618 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ addeq r3, r0, r2 │ │ │ │ - beq edc67c <__read_chk@plt+0xe772a8> │ │ │ │ - cdp2 1, 6, cr15, cr14, cr9, {2} │ │ │ │ + beq edc60c <__read_chk@plt+0xe77238> │ │ │ │ + cdp2 1, 1, cr15, cr6, cr9, {2} │ │ │ │ @ instruction: 0xf8ca4683 │ │ │ │ @ instruction: 0xf8d80000 │ │ │ │ ldmdavs sl, {ip, sp} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blmi fed006bc <__read_chk@plt+0xfec9b2e8> │ │ │ │ + blmi fed0064c <__read_chk@plt+0xfec9b278> │ │ │ │ andls pc, r3, r7, asr r8 @ │ │ │ │ strls r2, [r7], #-1792 @ 0xfffff900 │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ strbmi r4, [r8], -r0, lsr #3 │ │ │ │ ldc2 0, cr15, [sl], {169} @ 0xa9 │ │ │ │ @ instruction: 0x46486874 │ │ │ │ ldc2l 0, cr15, [ip, #936] @ 0x3a8 │ │ │ │ andle r4, r6, r4, lsl #5 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - @ instruction: 0xf16359d8 │ │ │ │ - @ instruction: 0xf84bf81d │ │ │ │ + @ instruction: 0xf16259d8 │ │ │ │ + @ instruction: 0xf84bffc5 │ │ │ │ @ instruction: 0xf8d80b04 │ │ │ │ strcc r3, [r4, -r0] │ │ │ │ - bcs b6a00 <__read_chk@plt+0x5162c> │ │ │ │ + bcs b6990 <__read_chk@plt+0x515bc> │ │ │ │ stcls 1, cr13, [r7], {230} @ 0xe6 │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ - blls 2e8aa4 <__read_chk@plt+0x2836d0> │ │ │ │ + blls 2e8a34 <__read_chk@plt+0x283660> │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ andcs r2, r1, #103 @ 0x67 │ │ │ │ @ instruction: 0xff36f0ae │ │ │ │ @ instruction: 0xf0dd4650 │ │ │ │ stmdavs r3!, {r0, r1, r2, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r9, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8e0f0cf │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blx 9dc600 <__read_chk@plt+0x97722c> │ │ │ │ - blle f0ce0 <__read_chk@plt+0x8b90c> │ │ │ │ + blx 9dc590 <__read_chk@plt+0x9771bc> │ │ │ │ + blle f0c70 <__read_chk@plt+0x8b89c> │ │ │ │ ldrle r1, [r4], #-3653 @ 0xfffff1bb │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0ce6959 │ │ │ │ - blls 25e988 <__read_chk@plt+0x1f95b4> │ │ │ │ + blls 25e918 <__read_chk@plt+0x1f9544> │ │ │ │ cmplt r8, sp, asr lr │ │ │ │ @ instruction: 0x2e006906 │ │ │ │ sbchi pc, ip, r0 │ │ │ │ @ instruction: 0xf7c44630 │ │ │ │ - adcmi lr, r8, #232, 26 @ 0x3a00 │ │ │ │ + adcmi lr, r8, #32, 28 @ 0x200 │ │ │ │ sbchi pc, r0, r0, asr #1 │ │ │ │ movwcs r9, #2565 @ 0xa05 │ │ │ │ @ instruction: 0xf8b45553 │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ mrcge 5, 2, APSR_nzcv, cr13, cr15, {1} │ │ │ │ @ instruction: 0xf0d04620 │ │ │ │ usub8 pc, r8, r1 @ │ │ │ │ ldrbtmi r4, [fp], #-2959 @ 0xfffff471 │ │ │ │ stmibmi pc, {r0, r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - andcs lr, r5, #200, 22 @ 0x32000 │ │ │ │ + andcs lr, r5, #0, 24 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0632004 │ │ │ │ strb pc, [r5, #2729]! @ 0xaa9 @ │ │ │ │ svceq 0x0005f012 │ │ │ │ mcrge 4, 3, pc, cr12, cr15, {3} @ │ │ │ │ strtmi r2, [r1], -r1, lsl #4 │ │ │ │ movwls r4, #46656 @ 0xb640 │ │ │ │ @@ -60380,24 +60352,24 @@ │ │ │ │ ldrbtmi r4, [sl], #-2690 @ 0xfffff57e │ │ │ │ @ instruction: 0xf503e661 │ │ │ │ @ instruction: 0xf5035280 │ │ │ │ @ instruction: 0xf108588e │ │ │ │ @ instruction: 0xf8d20808 │ │ │ │ strb r2, [r4, -r8, asr #3]! │ │ │ │ tstlt sl, r2, lsr #16 │ │ │ │ - bcs ba3b0 <__read_chk@plt+0x54fdc> │ │ │ │ + bcs ba340 <__read_chk@plt+0x54f6c> │ │ │ │ mcrge 4, 5, pc, cr1, cr15, {3} @ │ │ │ │ strbmi r3, [r0], -r4, lsr #2 │ │ │ │ @ instruction: 0xf13d9308 │ │ │ │ - blls 2dfe4c <__read_chk@plt+0x27aa78> │ │ │ │ + blls 2dfddc <__read_chk@plt+0x27aa08> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdbmi r6!, {r3, r4, r7, r9, sl, fp, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - bls 29b1d4 <__read_chk@plt+0x235e00> │ │ │ │ + bls 29b244 <__read_chk@plt+0x235e70> │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ ldmdavs r4, {r0, r2, sp} │ │ │ │ strtcc r2, [r4], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xf1219400 │ │ │ │ str pc, [fp, #3965]! @ 0xf7d │ │ │ │ @ instruction: 0x4641465b │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ @@ -60407,328 +60379,328 @@ │ │ │ │ ldrbtle r0, [fp], #-1817 @ 0xfffff8e7 │ │ │ │ strble r0, [fp, #-1754]! @ 0xfffff926 │ │ │ │ @ instruction: 0xf57f075b │ │ │ │ stmdbmi r6!, {r3, r4, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf04f2205 │ │ │ │ andcs r0, r0, r0, lsl #20 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - ldrbmi lr, [r3], -lr, ror #22 │ │ │ │ + ldrbmi lr, [r3], -r6, lsr #23 │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ mcr2 0, 0, pc, cr2, cr15, {1} @ │ │ │ │ @ instruction: 0xf43f2879 │ │ │ │ ldmdacs r8!, {r1, r2, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdbmi sp, {r0, r1, r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - @ instruction: 0x4603eb5c │ │ │ │ - blmi 1759ce4 <__read_chk@plt+0x16f4910> │ │ │ │ + @ instruction: 0x4603eb94 │ │ │ │ + blmi 1759c74 <__read_chk@plt+0x16f48a0> │ │ │ │ uxtab r4, r8, fp, ror #8 │ │ │ │ ldrbtmi r4, [fp], #-2905 @ 0xfffff4a7 │ │ │ │ ldmdami r9, {r0, r1, r4, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0df4478 │ │ │ │ ldrb pc, [r3, #-2895]! @ 0xfffff4b1 @ │ │ │ │ ldrbtmi r4, [sl], #-2647 @ 0xfffff5a9 │ │ │ │ - blmi 1699d74 <__read_chk@plt+0x16349a0> │ │ │ │ + blmi 1699d04 <__read_chk@plt+0x1634930> │ │ │ │ @ instruction: 0xe650447b │ │ │ │ andcs r4, r5, #1409024 @ 0x158000 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - andcs lr, r3, #68, 22 @ 0x11000 │ │ │ │ + andcs lr, r3, #124, 22 @ 0x1f000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd2005 │ │ │ │ @ instruction: 0xf121a000 │ │ │ │ @ instruction: 0xf8d8ff31 │ │ │ │ - blcs ac43c <__read_chk@plt+0x47068> │ │ │ │ + blcs ac3cc <__read_chk@plt+0x46ff8> │ │ │ │ ldclge 4, cr15, [ip, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xf1254630 │ │ │ │ ldrb pc, [r7, #-2803] @ 0xfffff50d @ │ │ │ │ andcs r4, r5, #76, 18 @ 0x130000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - bl bde364 <__read_chk@plt+0xb78f90> │ │ │ │ + bl 19de2f4 <__read_chk@plt+0x1978f20> │ │ │ │ str r4, [fp], -r3, lsl #12 │ │ │ │ andcs r4, r3, #74752 @ 0x12400 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ @ instruction: 0xf1218000 │ │ │ │ strb pc, [r5, #-3863] @ 0xfffff0e9 @ │ │ │ │ @ instruction: 0xf1254630 │ │ │ │ - ldr pc, [pc, #2781] @ a0f51 <__read_chk@plt+0x3bb7d> │ │ │ │ + ldr pc, [pc, #2781] @ a0ee1 <__read_chk@plt+0x3bb0d> │ │ │ │ strtmi r9, [sl], -r5, lsl #16 │ │ │ │ @ instruction: 0xf7c44631 │ │ │ │ - @ instruction: 0xe739ee18 │ │ │ │ + @ instruction: 0xe739ee50 │ │ │ │ strteq pc, [r8], -r0, lsl #2 │ │ │ │ - blmi 109a148 <__read_chk@plt+0x1034d74> │ │ │ │ + blmi 109a0d8 <__read_chk@plt+0x1034d04> │ │ │ │ sxtab r4, r2, fp, ror #8 │ │ │ │ str r4, [r7, -r1, lsl #12] │ │ │ │ ldrb r2, [r7], r4 │ │ │ │ @ instruction: 0xf0ce6940 │ │ │ │ @ instruction: 0x4603f93b │ │ │ │ ldrbmi r2, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0ce469a │ │ │ │ @ instruction: 0xf1baf8fd │ │ │ │ svclt 0x00d80f00 │ │ │ │ stcle 8, cr7, [r5, #460] @ 0x1cc │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ffede3cc <__read_chk@plt+0xffe78ff8> │ │ │ │ + bl cde35c <__read_chk@plt+0xc78f88> │ │ │ │ @ instruction: 0x46037872 │ │ │ │ andeq pc, r5, #2 │ │ │ │ andle r2, r9, r5, lsl #20 │ │ │ │ ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ andhi lr, r0, sp, asr #19 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ @ instruction: 0xf1212005 │ │ │ │ str pc, [sp, #-3847] @ 0xfffff0f9 │ │ │ │ ldrbtmi r4, [r8], #-2092 @ 0xfffff7d4 │ │ │ │ stmdbmi ip!, {r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c44479 │ │ │ │ - strmi lr, [r3], -r0, ror #21 │ │ │ │ + @ instruction: 0x4603eb18 │ │ │ │ @ instruction: 0xf7c4e5be │ │ │ │ - svclt 0x0000ea64 │ │ │ │ - eorseq lr, r7, r6, asr #21 │ │ │ │ - ldrhteq lr, [r7], -r8 │ │ │ │ + svclt 0x0000ea9c │ │ │ │ + eorseq lr, r7, r6, lsr fp │ │ │ │ + eorseq lr, r7, r8, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r5, fp, sl, lsr #13 │ │ │ │ + @ instruction: 0x001b55be │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, fp, r4, lsr #14 │ │ │ │ - eorseq r2, r8, r6, asr #13 │ │ │ │ - andseq sl, sl, r2, asr #19 │ │ │ │ - eorseq lr, r7, r2, lsl #19 │ │ │ │ - andseq r5, fp, r8, lsr #10 │ │ │ │ - @ instruction: 0x001b54fe │ │ │ │ + andseq r5, fp, r8, lsr r6 │ │ │ │ + eorseq r2, r8, r6, lsr r7 │ │ │ │ + andseq sl, sl, sl, lsl #18 │ │ │ │ + ldrshteq lr, [r7], -r2 │ │ │ │ + andseq r5, fp, ip, lsr r4 │ │ │ │ + andseq r5, fp, r2, lsl r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq fp, r0, r0, lsr r9 │ │ │ │ - @ instruction: 0x001b55f0 │ │ │ │ - @ instruction: 0x001b55b4 │ │ │ │ - andseq r5, fp, lr, asr r5 │ │ │ │ - andseq r5, fp, ip, lsr #5 │ │ │ │ - andseq r5, fp, lr, ror r2 │ │ │ │ - andseq r5, fp, r0, lsl r2 │ │ │ │ - andseq r5, fp, r8, asr #4 │ │ │ │ - andseq r5, fp, r8, lsl #9 │ │ │ │ - ldrsheq r5, [fp], -r6 │ │ │ │ - andseq r5, fp, r4, lsl #4 │ │ │ │ - andseq r5, fp, sl, lsr #1 │ │ │ │ - andseq r5, fp, r4, ror r1 │ │ │ │ - @ instruction: 0x001b51b4 │ │ │ │ - @ instruction: 0x001b51d4 │ │ │ │ - andseq r5, fp, r8, lsr #32 │ │ │ │ - andseq r5, pc, r2, asr #9 │ │ │ │ - ldrheq r5, [fp], -r4 │ │ │ │ - @ instruction: 0x001f54b2 │ │ │ │ - eorseq fp, r0, r8, lsr #10 │ │ │ │ - andseq r5, fp, ip, ror r0 │ │ │ │ - andseq ip, sl, sl, lsr #24 │ │ │ │ - @ instruction: 0x001b51f0 │ │ │ │ - andseq r4, fp, r4, lsr #31 │ │ │ │ - mulseq fp, lr, r0 │ │ │ │ - eorseq fp, r0, r6, ror r4 │ │ │ │ - @ instruction: 0x001b4eda │ │ │ │ - mulseq sl, r0, fp │ │ │ │ + eorseq fp, r0, r4, lsr r8 │ │ │ │ + andseq r5, fp, r4, lsl #10 │ │ │ │ + andseq r5, fp, r8, asr #9 │ │ │ │ + andseq r5, fp, r2, ror r4 │ │ │ │ + andseq r5, fp, r0, asr #3 │ │ │ │ + mulseq fp, r2, r1 │ │ │ │ + andseq r5, fp, r4, lsr #2 │ │ │ │ + andseq r5, fp, ip, asr r1 │ │ │ │ + mulseq fp, ip, r3 │ │ │ │ + andseq r5, fp, sl │ │ │ │ + andseq r5, fp, r8, lsl r1 │ │ │ │ + @ instruction: 0x001b4fbe │ │ │ │ + andseq r5, fp, r8, lsl #1 │ │ │ │ + andseq r5, fp, r8, asr #1 │ │ │ │ + andseq r5, fp, r8, ror #1 │ │ │ │ + andseq r4, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x001f53d6 │ │ │ │ + andseq r4, fp, r8, asr #31 │ │ │ │ + andseq r5, pc, r6, asr #7 │ │ │ │ + eorseq fp, r0, ip, lsr #8 │ │ │ │ + mulseq fp, r0, pc @ │ │ │ │ + andseq ip, sl, r2, ror fp │ │ │ │ + andseq r5, fp, r4, lsl #2 │ │ │ │ + @ instruction: 0x001b4eb8 │ │ │ │ + @ instruction: 0x001b4fb2 │ │ │ │ + eorseq fp, r0, sl, ror r3 │ │ │ │ + andseq r4, fp, lr, ror #27 │ │ │ │ + @ instruction: 0x001acad8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febf77a0 <__read_chk@plt+0xfeb923cc> │ │ │ │ + bl febf7730 <__read_chk@plt+0xfeb9235c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r0, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldcmi 0, cr11, [r0, #-532] @ 0xfffffdec │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcs r4, r0, r4, lsl #12 │ │ │ │ @ instruction: 0xf7c4447d │ │ │ │ - @ instruction: 0xf144ea7a │ │ │ │ - strdlt pc, [r8, -sp] │ │ │ │ + @ instruction: 0xf144eab2 │ │ │ │ + smlatblt r8, r5, r9, pc @ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ stmdami sl, {r0, r1, r9, sl, lr} │ │ │ │ strtmi r4, [r1], -sl, lsl #20 │ │ │ │ stmdapl r8!, {r4, r6, sl, sp} │ │ │ │ andls r5, r3, #11141120 @ 0xaa0000 │ │ │ │ strls r6, [r0], #-2048 @ 0xfffff800 │ │ │ │ - blx fe3de5c2 <__read_chk@plt+0xfe3791ee> │ │ │ │ + blx fe3de552 <__read_chk@plt+0xfe37917e> │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf1444030 │ │ │ │ - svclt 0x0000bd7d │ │ │ │ - andseq r3, fp, r6, ror #30 │ │ │ │ - ldrsbteq lr, [r7], -r0 │ │ │ │ + svclt 0x0000bd25 │ │ │ │ + andseq r3, fp, sl, ror lr │ │ │ │ + eorseq lr, r7, r0, asr #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ - bmi cb1e68 <__read_chk@plt+0xc4ca94> │ │ │ │ + bmi cb1df8 <__read_chk@plt+0xc4ca24> │ │ │ │ @ instruction: 0x460d4b30 │ │ │ │ sbclt r4, r6, sl, ror r4 │ │ │ │ strcs r4, [r0], #-2351 @ 0xfffff6d1 │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ ldmdavs fp, {r2, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf04f9345 │ │ │ │ eorvc r0, ip, r0, lsl #6 │ │ │ │ - b fde544 <__read_chk@plt+0xf79170> │ │ │ │ + b 1dde4d4 <__read_chk@plt+0x1d79100> │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ ldrmi sl, [r9], -r5, lsl #28 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7c444f8 │ │ │ │ - blmi 9db764 <__read_chk@plt+0x976390> │ │ │ │ + blmi 9db7d4 <__read_chk@plt+0x976400> │ │ │ │ rscsmi pc, pc, r6, lsl #17 │ │ │ │ - beq 115c790 <__read_chk@plt+0x10f73bc> │ │ │ │ + beq 115c720 <__read_chk@plt+0x10f734c> │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ andge pc, r0, r8, asr #17 │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x463b68d9 │ │ │ │ stmdami r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strls r4, [r1], #-585 @ 0xfffffdb7 │ │ │ │ @ instruction: 0xf1459600 │ │ │ │ - stmdacs r1, {r0, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r1, {r0, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r4, {r2, r4, ip, lr, pc} │ │ │ │ cmnlt r8, r7, lsl r0 │ │ │ │ - bmi 5a8690 <__read_chk@plt+0x5432bc> │ │ │ │ + bmi 5a8620 <__read_chk@plt+0x54324c> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, r6, r2, lsl r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andcs r7, r1, fp, lsr #16 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ @ instruction: 0xf9faf0df │ │ │ │ @ instruction: 0xf8d9e7e8 │ │ │ │ ldmvs sl, {ip, sp} │ │ │ │ sbcle r2, sp, r0, lsl #20 │ │ │ │ bfi r4, r0, (invalid: 15:9) │ │ │ │ - ldmdb r8!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq lr, r7, r4, ror r2 │ │ │ │ + ldmib r0!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq lr, r7, r4, ror #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r5, fp, sl, asr r0 │ │ │ │ - eorseq lr, r7, r0, asr #4 │ │ │ │ + andseq r4, fp, lr, ror #30 │ │ │ │ + ldrhteq lr, [r7], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq lr, [r7], -r2 │ │ │ │ - andseq r5, fp, r6, ror #15 │ │ │ │ + eorseq lr, r7, r2, ror #4 │ │ │ │ + @ instruction: 0x001b56fa │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe8dea28 <__read_chk@plt+0xfe879654> │ │ │ │ + bleq fe8de9b8 <__read_chk@plt+0xfe8795e4> │ │ │ │ stmdbmi r2!, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ - blmi 1932164 <__read_chk@plt+0x18ccd90> │ │ │ │ + blmi 19320f4 <__read_chk@plt+0x18ccd20> │ │ │ │ stclmi 4, cr4, [r2], #-484 @ 0xfffffe1c │ │ │ │ ldcmi 2, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ ldrbtmi r4, [ip], #-1664 @ 0xfffff980 │ │ │ │ - beq adcb18 <__read_chk@plt+0xa77744> │ │ │ │ + beq adcaa8 <__read_chk@plt+0xa776d4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ ldrtcc pc, [r4], #-2253 @ 0xfffff733 @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsble r2, r5, r0, lsl #20 │ │ │ │ - blcs bab70 <__read_chk@plt+0x5579c> │ │ │ │ + blcs bab00 <__read_chk@plt+0x5572c> │ │ │ │ ldrbmi fp, [r3], -r8, lsl #30 │ │ │ │ cdpge 3, 0, cr9, cr13, cr1, {0} │ │ │ │ @ instruction: 0xf04f4b58 │ │ │ │ andcs r0, r1, #0, 22 │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ - bl ff2de654 <__read_chk@plt+0xff279280> │ │ │ │ + stc 7, cr15, [r0], {196} @ 0xc4 │ │ │ │ ldrbmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf8864630 │ │ │ │ @ instruction: 0xf7e4b3ff │ │ │ │ - blmi 14de958 <__read_chk@plt+0x1479584> │ │ │ │ + blmi 14de8e0 <__read_chk@plt+0x147950c> │ │ │ │ stmiapl r2!, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ stmib sp, {r0, r3, r8, r9, fp, sp, pc}^ │ │ │ │ andsvs fp, r3, r9, lsl #22 │ │ │ │ stmiapl r2!, {r0, r2, r3, r6, r9, fp, lr} │ │ │ │ andls sl, fp, #1536 @ 0x600 │ │ │ │ stmib r4, {r2, r3, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8c4bb00 │ │ │ │ cmnlt r5, #8 │ │ │ │ @ instruction: 0xf0b34650 │ │ │ │ strmi pc, [r1], -r1, asr #19 │ │ │ │ strbmi fp, [fp], -r0, ror #19 │ │ │ │ @ instruction: 0x46404652 │ │ │ │ - mrc2 1, 6, pc, cr8, cr5, {2} │ │ │ │ + mcr2 1, 4, pc, cr0, cr5, {2} @ │ │ │ │ tstlt r3, fp, lsr #16 │ │ │ │ tstlt r2, r2, ror #16 │ │ │ │ - bllt e7cffc <__read_chk@plt+0xe17c28> │ │ │ │ - blmi fb309c <__read_chk@plt+0xf4dcc8> │ │ │ │ - bvc 8b1984 <__read_chk@plt+0x84c5b0> │ │ │ │ + bllt e7cf8c <__read_chk@plt+0xe17bb8> │ │ │ │ + blmi fb302c <__read_chk@plt+0xf4dc58> │ │ │ │ + bvc 8b1914 <__read_chk@plt+0x84c540> │ │ │ │ andeq pc, r3, r0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrtcc pc, [r4], #-2269 @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r7, r0, lsl #6 │ │ │ │ ldcmi 2, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ andsle r0, r6, r0, lsl #30 │ │ │ │ ldrbmi r4, [r2], -fp, asr #12 │ │ │ │ @ instruction: 0x46404659 │ │ │ │ - mrc2 1, 5, pc, cr4, cr5, {2} │ │ │ │ + mrc2 1, 2, pc, cr12, cr5, {2} │ │ │ │ @ instruction: 0x464be7da │ │ │ │ @ instruction: 0x46294652 │ │ │ │ @ instruction: 0xf1554640 │ │ │ │ - svccs 0x0000fead │ │ │ │ + svccs 0x0000fe55 │ │ │ │ @ instruction: 0xf04fd0d8 │ │ │ │ @ instruction: 0xf7e430ff │ │ │ │ - ldrb pc, [r3, pc, ror #19] @ │ │ │ │ + ldrb pc, [r3, sp, ror #19] @ │ │ │ │ ldrbtmi r4, [fp], #-2860 @ 0xfffff4d4 │ │ │ │ stmdavs fp!, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrmi r4, [r8], -fp, lsr #18 │ │ │ │ ldrbtmi r9, [r9], #-772 @ 0xfffffcfc │ │ │ │ - stmib r4, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib ip!, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ movwls r7, #22659 @ 0x5883 │ │ │ │ - bls 1cefd8 <__read_chk@plt+0x169c04> │ │ │ │ + bls 1cef68 <__read_chk@plt+0x169b94> │ │ │ │ mvnscc pc, r0, asr #4 │ │ │ │ - bne fe0b34a8 <__read_chk@plt+0xfe04e0d4> │ │ │ │ + bne fe0b3438 <__read_chk@plt+0xfe04e064> │ │ │ │ ldrbtmi r9, [fp], #-514 @ 0xfffffdfe │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ vcgt.s8 d22, d16, d0 │ │ │ │ addmi r3, r8, #-268435441 @ 0xf000000f │ │ │ │ ldrmi fp, [r0], -r8, lsl #31 │ │ │ │ andls r4, r1, r9, lsl r6 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ - bl 14de744 <__read_chk@plt+0x1479370> │ │ │ │ + bl fe2de6d4 <__read_chk@plt+0xfe279300> │ │ │ │ @ instruction: 0xf8869b05 │ │ │ │ @ instruction: 0x465233ff │ │ │ │ ldrtmi r4, [r1], -fp, asr #12 │ │ │ │ @ instruction: 0xf1554640 │ │ │ │ - @ instruction: 0xe79ffe79 │ │ │ │ + ldr pc, [pc, r1, lsr #28] │ │ │ │ andcs r9, r1, #4, 22 @ 0x1000 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf7c4a004 │ │ │ │ - ldmdbmi r3, {r2, r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdbmi r3, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrtmi r4, [r2], -fp, asr #12 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ mvnslt pc, #8781824 @ 0x860000 │ │ │ │ - mcr2 1, 3, pc, cr4, cr5, {2} @ │ │ │ │ + mcr2 1, 0, pc, cr12, cr5, {2} @ │ │ │ │ stmdbls r4, {r1, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbmi r4, [r2], -fp, asr #12 │ │ │ │ @ instruction: 0xf1554640 │ │ │ │ - @ instruction: 0xe783fe5d │ │ │ │ - ldm ip, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq lr, r7, r4, lsl #3 │ │ │ │ + str pc, [r3, r5, lsl #28] │ │ │ │ + ldm r4, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrshteq lr, [r7], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r7, sl, ror r1 │ │ │ │ - andseq r4, fp, r2, ror #30 │ │ │ │ + eorseq lr, r7, sl, ror #3 │ │ │ │ + andseq r4, fp, r6, ror lr │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq lr, r7, ip, ror #1 │ │ │ │ - eorseq fp, r0, r2, asr r1 │ │ │ │ - eorseq r9, r0, sl, asr #9 │ │ │ │ - andseq lr, sp, r6, lsl #1 │ │ │ │ - ldrsbteq fp, [r0], -sl │ │ │ │ + eorseq lr, r7, ip, asr r1 │ │ │ │ + eorseq fp, r0, r6, asr r0 │ │ │ │ + eorseq r9, r0, lr, asr #7 │ │ │ │ + mulseq sp, sl, pc @ │ │ │ │ + ldrsbteq sl, [r0], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febf7ab8 <__read_chk@plt+0xfeb926e4> │ │ │ │ + bl febf7a48 <__read_chk@plt+0xfeb92674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcvc 15, cr0, [fp], {240} @ 0xf0 │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ andle r2, r4, lr, ror #22 │ │ │ │ svclt 0x00182b63 │ │ │ │ andle r2, r9, r0 │ │ │ │ lsrslt fp, r8, sp │ │ │ │ @@ -60741,69 +60713,69 @@ │ │ │ │ mrc2 7, 7, pc, cr12, cr15, {7} │ │ │ │ svclt 0x00183800 │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ eoreq pc, r8, r5, lsl #2 │ │ │ │ stcvc 7, cr14, [r3], #-944 @ 0xfffffc50 │ │ │ │ stmdami r1, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7e74478 │ │ │ │ - eorseq fp, r0, ip, lsr r0 │ │ │ │ + eorseq sl, r0, r0, asr #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ strmi r4, [r7], -r7, asr #24 │ │ │ │ adcslt r4, r1, r7, asr #20 │ │ │ │ - blmi 1271b18 <__read_chk@plt+0x120c744> │ │ │ │ + blmi 1271aa8 <__read_chk@plt+0x120c6d4> │ │ │ │ stmdbmi r7, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ andcs r4, r0, fp, ror r4 │ │ │ │ @ instruction: 0xf10d58a2 │ │ │ │ @ instruction: 0xf8df0a18 │ │ │ │ mcrge 1, 0, r9, cr7, cr4, {0} │ │ │ │ eorls r6, pc, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldrbtmi r6, [r9], #56 @ 0x38 │ │ │ │ @ instruction: 0xf1094602 │ │ │ │ @ instruction: 0xf10d09b0 │ │ │ │ @ instruction: 0xf853083c │ │ │ │ - blmi 104c95c <__read_chk@plt+0xfe7588> │ │ │ │ + blmi 104c8ec <__read_chk@plt+0xfe7518> │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ @ instruction: 0x23209905 │ │ │ │ ldrtmi r9, [r0], -r1, lsl #4 │ │ │ │ tstls r0, r1, lsl #4 │ │ │ │ tstls r6, r2, asr #2 │ │ │ │ strcs r4, [r0], #-1561 @ 0xfffff9e7 │ │ │ │ - b fecde884 <__read_chk@plt+0xfec794b0> │ │ │ │ + b ffade814 <__read_chk@plt+0xffa79440> │ │ │ │ stmdavs sl!, {r0, r1, r2, r4, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ eorsmi pc, fp, sp, lsl #17 │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ ldrbtmi r4, [fp], #-2867 @ 0xfffff4cd │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ @ instruction: 0xf7c44619 │ │ │ │ - @ instruction: 0xf8dbeaa0 │ │ │ │ + @ instruction: 0xf8dbead8 │ │ │ │ @ instruction: 0xf88d3000 │ │ │ │ @ instruction: 0x462240bb │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34630 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r5, r8, r9, sp}^ │ │ │ │ submi r4, r9, #8192 @ 0x2000 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - @ instruction: 0xff4ef144 │ │ │ │ + cdp2 1, 15, cr15, cr6, cr4, {2} │ │ │ │ ldcle 8, cr2, [fp], {4} │ │ │ │ stcle 8, cr2, [r9], #-8 │ │ │ │ @ instruction: 0xf89dbb50 │ │ │ │ cmplt r3, ip, lsl r0 │ │ │ │ andcs r4, sl, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7c34630 │ │ │ │ - stmdacs r0, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ - blle 8f8ac0 <__read_chk@plt+0x8936ec> │ │ │ │ - bmi 8289e8 <__read_chk@plt+0x7c3614> │ │ │ │ + stmdacs r0, {r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + blle 8f8a50 <__read_chk@plt+0x89367c> │ │ │ │ + bmi 828978 <__read_chk@plt+0x7c35a4> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorslt sp, r1, pc, lsl r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ tstle pc, lr, lsl #16 │ │ │ │ @@ -60817,52 +60789,52 @@ │ │ │ │ @ instruction: 0xe79d683a │ │ │ │ ldrb r4, [lr, r0, lsr #12] │ │ │ │ andcs r4, r3, #14336 @ 0x3800 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf062447b │ │ │ │ ldmdavs sl!, {r0, r2, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7c3e792 │ │ │ │ - svclt 0x0000efc2 │ │ │ │ - eorseq sp, r7, r0, ror #30 │ │ │ │ + svclt 0x0000effa │ │ │ │ + ldrsbteq sp, [r7], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r7, r8, asr pc │ │ │ │ + eorseq sp, r7, r8, asr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r8, r2, asr #24 │ │ │ │ - ldrhteq r8, [r0], -r8 │ │ │ │ - eorseq fp, r7, r2, lsl r6 │ │ │ │ - andseq r4, fp, lr, lsl sp │ │ │ │ - mlaseq r7, lr, lr, sp │ │ │ │ - andseq r4, fp, r0, lsr #25 │ │ │ │ + ldrhteq r1, [r8], -r2 │ │ │ │ + ldrhteq r8, [r0], -ip │ │ │ │ + eorseq fp, r7, r2, lsl #13 │ │ │ │ + andseq r4, fp, r2, lsr ip │ │ │ │ + eorseq sp, r7, lr, lsl #30 │ │ │ │ + @ instruction: 0x001b4bb4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ strmi fp, [r5], -r3, lsl #1 │ │ │ │ ldrmi r4, [r9], pc, lsl #12 │ │ │ │ andls r4, r0, #11520 @ 0x2d00 │ │ │ │ - blx 16dcc0c <__read_chk@plt+0x1677838> │ │ │ │ + blx 16dcb9c <__read_chk@plt+0x16777c8> │ │ │ │ ldrbtmi r6, [ip], #-2091 @ 0xfffff7d5 │ │ │ │ ldmdbvs r8, {r0, ip, pc}^ │ │ │ │ cdp2 0, 4, cr15, cr0, cr13, {6} │ │ │ │ stclle 14, cr1, [r7, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xf04f4b28 │ │ │ │ @ instruction: 0xf8540b00 │ │ │ │ ands r8, r9, r3 │ │ │ │ stc2l 0, cr15, [r6, #820] @ 0x334 │ │ │ │ strmi r7, [r4], -r1, asr #16 │ │ │ │ cmppne r5, sl, ror #6 @ p-variant is OBSOLETE │ │ │ │ sbclt r7, sl, #65 @ 0x41 │ │ │ │ ldrbeq fp, [r1], -pc, lsl #2 │ │ │ │ strbmi sp, [r9], -sl, lsl #10 │ │ │ │ ldrbeq r4, [r3, r0, lsr #12] │ │ │ │ - blls d5ed8 <__read_chk@plt+0x70b04> │ │ │ │ + blls d5e68 <__read_chk@plt+0x70a94> │ │ │ │ @ instruction: 0xb1184798 │ │ │ │ @ instruction: 0xf0427862 │ │ │ │ rsbvc r0, r2, r0, lsr #4 │ │ │ │ - bleq 11cefc <__read_chk@plt+0xb7b28> │ │ │ │ + bleq 11ce8c <__read_chk@plt+0xb7ab8> │ │ │ │ eorle r4, r7, lr, asr r5 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ stmdavs ip!, {r3, r4, r6, r9, sl, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8926961 │ │ │ │ @ instruction: 0xf01220fd │ │ │ │ sbcsle r0, r9, r8, lsl #20 │ │ │ │ @@ -60873,24 +60845,24 @@ │ │ │ │ @ instruction: 0xf0223bff │ │ │ │ @ instruction: 0xf1bb0220 │ │ │ │ strdvc r3, [r2], #-255 @ 0xffffff01 │ │ │ │ stmdami ip, {r0, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r8], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xffccf0de │ │ │ │ cmplt fp, r1, lsl #22 │ │ │ │ - blx e5cca4 <__read_chk@plt+0xdf78d0> │ │ │ │ + blx e5cc34 <__read_chk@plt+0xdf7860> │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs r9, [r1], #-2817 @ 0xfffff4ff │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - ldrshteq sp, [r7], -lr │ │ │ │ + eorseq sp, r7, lr, ror #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, fp, sl, lsl #7 │ │ │ │ + mulseq fp, lr, r2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r8, ip, asr #17]! │ │ │ │ ldmdbmi sl, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf6ad4b5a │ │ │ │ ldrbtmi r0, [r9], #-3372 @ 0xfffff2d4 │ │ │ │ @@ -60899,16 +60871,16 @@ │ │ │ │ @ instruction: 0xf01458cb │ │ │ │ ldmdavs fp, {r1, sl} │ │ │ │ stmdacc r4!, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdbmi r4, {r0, r1, r4, r5, r6, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0x46204617 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0094f7c3 │ │ │ │ - bmi 15338cc <__read_chk@plt+0x14ce4f8> │ │ │ │ + svc 0x00ccf7c3 │ │ │ │ + bmi 153385c <__read_chk@plt+0x14ce488> │ │ │ │ stmiapl fp!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r4, r6, r7, r9, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ cmncs r8, #14221312 @ 0xd90000 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ submi r9, r9, #0, 6 │ │ │ │ @@ -60920,89 +60892,89 @@ │ │ │ │ vst2.8 {d16,d18}, [pc :128], r4 │ │ │ │ strbmi r6, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ stmdacs r0, {r0, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdami r3, {r1, r2, r4, r6, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0de4478 │ │ │ │ strcs pc, [r0], #-3949 @ 0xfffff093 │ │ │ │ - blmi f334dc <__read_chk@plt+0xece108> │ │ │ │ + blmi f3346c <__read_chk@plt+0xece098> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r6, ror #2 │ │ │ │ stceq 6, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf10d483a │ │ │ │ vst2.8 {d16,d18}, [pc :128], r4 │ │ │ │ strbmi r6, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10dd0df │ │ │ │ - bmi de2c50 <__read_chk@plt+0xd7d87c> │ │ │ │ + bmi de2be0 <__read_chk@plt+0xd7d80c> │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi r4, [sl], #-1585 @ 0xfffff9cf │ │ │ │ andvs pc, r8, r8, asr #17 │ │ │ │ strls lr, [r3], #-2504 @ 0xfffff638 │ │ │ │ strmi lr, [r0], #-2504 @ 0xfffff638 │ │ │ │ strtmi pc, [r4], #-525 @ 0xfffffdf3 │ │ │ │ @ instruction: 0xf8884620 │ │ │ │ @ instruction: 0xf0b25010 │ │ │ │ @ instruction: 0xf44ffe59 │ │ │ │ @ instruction: 0xf1251100 │ │ │ │ @ instruction: 0x4603fd95 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ - bmi b0d9c4 <__read_chk@plt+0xaa85f0> │ │ │ │ + bmi b0d954 <__read_chk@plt+0xaa8580> │ │ │ │ ldrtmi r4, [r9], -r3, asr #12 │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xff0af7ff │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ ldmiblt r3, {r2, r9, sl, lr}^ │ │ │ │ adcsle r2, r6, r0, lsl #24 │ │ │ │ stmdbmi r3!, {r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - andcs lr, r3, #34, 30 @ 0x88 │ │ │ │ + andcs lr, r3, #360 @ 0x168 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0622005 │ │ │ │ str pc, [ip, r3, lsl #28]! │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ andvs pc, r8, r8, asr #17 │ │ │ │ strls lr, [r3], #-2504 @ 0xfffff638 │ │ │ │ strmi lr, [r0], #-2504 @ 0xfffff638 │ │ │ │ andspl pc, r0, r8, lsl #17 │ │ │ │ @ instruction: 0xf8d8e7d9 │ │ │ │ @ instruction: 0xf1240000 │ │ │ │ stccs 14, cr15, [r0], {203} @ 0xcb │ │ │ │ @ instruction: 0xe79bd097 │ │ │ │ subscs r4, r0, #34603008 @ 0x2100000 │ │ │ │ andmi pc, r0, #192, 12 @ 0xc000000 │ │ │ │ - blx 15d140 <__read_chk@plt+0xf7d6c> │ │ │ │ + blx 15d0d0 <__read_chk@plt+0xf7cfc> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ svclt 0x00183800 │ │ │ │ @ instruction: 0xf8c82001 │ │ │ │ strb r0, [r4, r4] │ │ │ │ - cdp 7, 8, cr15, cr0, cr3, {6} │ │ │ │ - eorseq sp, r7, sl, lsr #26 │ │ │ │ + cdp 7, 11, cr15, cr8, cr3, {6} │ │ │ │ + mlaseq r7, sl, sp, sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r7, r2, lsr #26 │ │ │ │ - andseq r4, fp, r2, lsr #23 │ │ │ │ + mlaseq r7, r2, sp, sp │ │ │ │ + @ instruction: 0x001b4ab6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r8, r0, lsl #20 │ │ │ │ - andseq r9, fp, ip, ror r2 │ │ │ │ - andseq r5, fp, ip, asr #5 │ │ │ │ - eorseq sp, r7, ip, lsr #25 │ │ │ │ - andseq r4, fp, r8, asr #22 │ │ │ │ - mulseq ip, lr, r5 │ │ │ │ + eorseq r1, r8, r0, ror sl │ │ │ │ + mulseq fp, r0, r1 │ │ │ │ + andseq r5, fp, r0, ror #3 │ │ │ │ + eorseq sp, r7, ip, lsl sp │ │ │ │ + andseq r4, fp, ip, asr sl │ │ │ │ + @ instruction: 0x001ca4b2 │ │ │ │ @ instruction: 0xfffffc63 │ │ │ │ - andseq r4, fp, ip, lsl #21 │ │ │ │ + andseq r4, fp, r0, lsr #19 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fecdf030 <__read_chk@plt+0xfec79c5c> │ │ │ │ + bleq fecdefc0 <__read_chk@plt+0xfec79bec> │ │ │ │ ldmdbmi r2, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf5ad4b52 │ │ │ │ ldrbtmi r6, [r9], #-3463 @ 0xfffff279 │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, r0, asr ip │ │ │ │ ldrbtmi r5, [ip], #-2251 @ 0xfffff735 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @@ -61010,42 +60982,42 @@ │ │ │ │ @ instruction: 0xf8b50300 │ │ │ │ @ instruction: 0xf8c830b0 │ │ │ │ @ instruction: 0xf0130000 │ │ │ │ teqle r7, r2, lsl #14 │ │ │ │ ldrmi r4, [r6], -r9, asr #18 │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - blmi 129c820 <__read_chk@plt+0x123744c> │ │ │ │ + blmi 129c890 <__read_chk@plt+0x12374bc> │ │ │ │ ldrbtmi r4, [sl], #-2631 @ 0xfffff5b9 │ │ │ │ @ instruction: 0xf50258e3 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blmi 117b0bc <__read_chk@plt+0x1115ce8> │ │ │ │ + blmi 117b04c <__read_chk@plt+0x1115c78> │ │ │ │ submi r9, r9, #524288 @ 0x80000 │ │ │ │ movwls r5, #6371 @ 0x18e3 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf03e236e │ │ │ │ stmdacs lr!, {r0, r3, r4, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r5!, {r2, r4, r6, ip, lr, pc}^ │ │ │ │ stmdacs r3!, {r0, r1, r3, r4, r6, ip, lr, pc}^ │ │ │ │ ldmdami ip!, {r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf0de4478 │ │ │ │ strcs pc, [r0, #-3735] @ 0xfffff169 │ │ │ │ - blmi d7366c <__read_chk@plt+0xd0e298> │ │ │ │ + blmi d735fc <__read_chk@plt+0xd0e228> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr r4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4628d158 │ │ │ │ stcvs 5, cr15, [r7, #52] @ 0x34 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - andcs lr, r3, #2080 @ 0x820 │ │ │ │ + andcs lr, r3, #2976 @ 0xba0 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0622005 │ │ │ │ strb pc, [r2, r3, ror #26]! @ │ │ │ │ strbmi sl, [r1], -r5, lsl #24 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmdacs r0, {r0, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8d0d7 │ │ │ │ @@ -61058,15 +61030,15 @@ │ │ │ │ @ instruction: 0x4640447a │ │ │ │ strcs r6, [r0, -r7, ror #2] │ │ │ │ strvc lr, [r0, -r4, asr #19] │ │ │ │ ldc2l 0, cr15, [sl, #-712]! @ 0xfffffd38 │ │ │ │ tstpne r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ ldc2 1, cr15, [r6], #148 @ 0x94 │ │ │ │ eorvs r4, r0, r3, lsl #12 │ │ │ │ - bmi 84d500 <__read_chk@plt+0x7e812c> │ │ │ │ + bmi 84d490 <__read_chk@plt+0x7e80bc> │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ ldrbtmi r4, [sl], #-1585 @ 0xfffff9cf │ │ │ │ mcr2 7, 1, pc, cr12, cr15, {7} @ │ │ │ │ strmi r6, [r5], -r3, ror #16 │ │ │ │ @ instruction: 0x2d00b92b │ │ │ │ ldr sp, [r3, pc, lsr #1]! │ │ │ │ stcge 0, cr2, [r5], {2} │ │ │ │ @@ -61074,68 +61046,68 @@ │ │ │ │ cdp2 1, 0, cr15, cr4, cr4, {1} │ │ │ │ adcle r2, r6, r0, lsl #26 │ │ │ │ andcs lr, r4, sl, lsr #15 │ │ │ │ strb sl, [ip, r5, lsl #24] │ │ │ │ subscs r4, r0, #68157440 @ 0x4100000 │ │ │ │ andmi pc, r0, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xf938f126 │ │ │ │ - blne ff0b8ec0 <__read_chk@plt+0xff053aec> │ │ │ │ + blne ff0b8e50 <__read_chk@plt+0xff053a7c> │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ ldrb r6, [sl, r0, rrx] │ │ │ │ - ldc 7, cr15, [r8, #780]! @ 0x30c │ │ │ │ - eorseq sp, r7, sl, ror fp │ │ │ │ + ldcl 7, cr15, [r0, #780]! @ 0x30c │ │ │ │ + eorseq sp, r7, sl, ror #23 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r7, lr, ror #22 │ │ │ │ - andseq r4, fp, r4, asr sl │ │ │ │ + ldrsbteq sp, [r7], -lr │ │ │ │ + andseq r4, fp, r8, ror #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r8, r6, asr #16 │ │ │ │ + ldrhteq r1, [r8], -r6 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ - andseq r5, fp, r0, lsr #2 │ │ │ │ - eorseq sp, r7, r0, lsl #22 │ │ │ │ - @ instruction: 0x001b49b0 │ │ │ │ - @ instruction: 0x001ca3d4 │ │ │ │ + andseq r5, fp, r4, lsr r0 │ │ │ │ + eorseq sp, r7, r0, ror fp │ │ │ │ + andseq r4, fp, r4, asr #17 │ │ │ │ + andseq sl, ip, r8, ror #5 │ │ │ │ @ instruction: 0xffff6f63 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r6, r8, fp, lsl #16 │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ strmi r7, [r1], r8, lsl #12 │ │ │ │ ldmdbvs r9, {r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0cd4615 │ │ │ │ strmi pc, [r0], r7, asr #23 │ │ │ │ - ldrbtmi r4, [pc], #-1568 @ a0ea8 <__read_chk@plt+0x3bad4> │ │ │ │ + ldrbtmi r4, [pc], #-1568 @ a0e38 <__read_chk@plt+0x3ba64> │ │ │ │ @ instruction: 0xf954f0d0 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf898d04b │ │ │ │ ldrbeq r3, [r8], -r1 │ │ │ │ addhi pc, sp, r0, lsl #2 │ │ │ │ strbcs pc, [r0, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ andcs r3, r0, r0, ror #11 │ │ │ │ ldrbne pc, [ip, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8574479 │ │ │ │ @ instruction: 0xf8c88003 │ │ │ │ andcs r2, r5, #28 │ │ │ │ - stcl 7, cr15, [r8, #780]! @ 0x30c │ │ │ │ + cdp 7, 2, cr15, cr0, cr3, {6} │ │ │ │ strbcc pc, [ip, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf04f4642 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ @ instruction: 0xf8570e78 │ │ │ │ cmncs r3, #3 │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ addne pc, r0, #13697024 @ 0xd10000 │ │ │ │ @ instruction: 0xf8cd68c9 │ │ │ │ submi lr, r9, #0 │ │ │ │ @ instruction: 0xcc01e9cd │ │ │ │ - blx fe2dd006 <__read_chk@plt+0xfe277c32> │ │ │ │ + blx fe2dcf96 <__read_chk@plt+0xfe277bc2> │ │ │ │ rsbeq pc, r1, #160, 2 @ 0x28 │ │ │ │ - bcs 672720 <__read_chk@plt+0x60d34c> │ │ │ │ + bcs 6726b0 <__read_chk@plt+0x60d2dc> │ │ │ │ ldm pc, {r2, r4, r5, r6, fp, ip, lr, pc}^ @ │ │ │ │ addeq pc, r4, r2, lsl r0 @ │ │ │ │ addeq r0, r4, r2, asr #3 │ │ │ │ rsbseq r0, r3, r3, ror r0 │ │ │ │ rsbseq r0, r3, r9, lsr #3 │ │ │ │ rsbseq r0, r3, r3, ror r0 │ │ │ │ rsbseq r0, r3, r3, ror r0 │ │ │ │ @@ -61154,23 +61126,23 @@ │ │ │ │ strbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ andge pc, r1, r7, asr r8 @ │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011bf891 │ │ │ │ orreq pc, r0, r0, asr #7 │ │ │ │ cmple r5, r0, lsl #18 │ │ │ │ - ldclcc 0, cr15, [pc], #316 @ a10bc <__read_chk@plt+0x3bce8> │ │ │ │ + ldclcc 0, cr15, [pc], #316 @ a104c <__read_chk@plt+0x3bc78> │ │ │ │ strmi r4, [lr], r8, lsl #13 │ │ │ │ streq pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ stmib r0, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf04f8e62 │ │ │ │ stmib r0, {fp}^ │ │ │ │ - blcs d1518 <__read_chk@plt+0x6c144> │ │ │ │ + blcs d14a8 <__read_chk@plt+0x6c0d4> │ │ │ │ bicshi pc, pc, r0 │ │ │ │ - blcs 66fd24 <__read_chk@plt+0x60a950> │ │ │ │ + blcs 66fcb4 <__read_chk@plt+0x60a8e0> │ │ │ │ ldm pc, {r0, r2, r3, r4, fp, ip, lr, pc}^ @ │ │ │ │ sbcseq pc, sp, r3, lsl r0 @ │ │ │ │ sbceq r0, r6, ip, lsl r0 │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ @@ -61181,15 +61153,15 @@ │ │ │ │ tsteq r2, sp, lsr #2 │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ @ instruction: 0xf8df0136 │ │ │ │ ldrbtmi r2, [sl], #-1248 @ 0xfffffb20 │ │ │ │ @ instruction: 0xf8dfe771 │ │ │ │ ldrbtmi r1, [r9], #-1244 @ 0xfffffb24 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stcl 7, cr15, [r0, #-780]! @ 0xfffffcf4 │ │ │ │ + ldc 7, cr15, [r8, #780] @ 0x30c │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ mcrr2 0, 6, pc, r2, cr2 @ │ │ │ │ andlt r2, r8, r0 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldrtne pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ @@ -61212,15 +61184,15 @@ │ │ │ │ stmvc r3, {r0, r1, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strle r0, [r5, #-2010] @ 0xfffff826 │ │ │ │ tstlt fp, r3, lsl #19 │ │ │ │ @ instruction: 0xf0437843 │ │ │ │ subvc r0, r3, r0, asr #6 │ │ │ │ mvnle r4, r9, lsr #11 │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blx 15dd39e <__read_chk@plt+0x1577fca> │ │ │ │ + blx 15dd32e <__read_chk@plt+0x1577f5a> │ │ │ │ stmdbeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ strcs fp, [r0, #-4040] @ 0xfffff038 │ │ │ │ @ instruction: 0xe129dc04 │ │ │ │ strmi r3, [r9, #1281]! @ 0x501 │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0cd6959 │ │ │ │ @@ -61233,65 +61205,65 @@ │ │ │ │ vmov.i32 d20, #-1174405120 @ 0xba000000 │ │ │ │ strcc r1, [r1, #-832] @ 0xfffffcc0 │ │ │ │ addne pc, r6, #-1946157055 @ 0x8c000001 │ │ │ │ @ instruction: 0xf10a7042 │ │ │ │ ldrbmi r0, [r1, #2561] @ 0xa01 │ │ │ │ stmdavs r3!, {r2, r4, ip, lr, pc} │ │ │ │ ldmdbvs r9, {r4, r6, r9, sl, lr}^ │ │ │ │ - blx fef5d3f0 <__read_chk@plt+0xfeef801c> │ │ │ │ + blx fef5d380 <__read_chk@plt+0xfeef7fac> │ │ │ │ rscsle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf1b87843 │ │ │ │ mvnle r0, r0, lsl #30 │ │ │ │ - beq 11d4f4 <__read_chk@plt+0xb8120> │ │ │ │ + beq 11d484 <__read_chk@plt+0xb80b0> │ │ │ │ svceq 0x0020f013 │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ subvc fp, r3, r8, lsl pc │ │ │ │ ldrdle r4, [sl, #81]! @ 0x51 │ │ │ │ @ instruction: 0xf0d04620 │ │ │ │ @ instruction: 0x4604f839 │ │ │ │ stmdbeq r6, {r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ rscshi pc, r7, r0, asr #32 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ teqphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ ldmibmi r5!, {r0, r1, r5, r6, r8, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - @ instruction: 0x4604ecd4 │ │ │ │ + strmi lr, [r4], -ip, lsl #26 │ │ │ │ @ instruction: 0xf1414630 │ │ │ │ @ instruction: 0x2e01fa3b │ │ │ │ orrhi pc, r1, r0 │ │ │ │ ldmibmi r0!, {r0, r1, r2, r3, r5, r6, r7, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ ldrbtmi r4, [fp], #-3055 @ 0xfffff411 │ │ │ │ strbmi lr, [r8], -r6, asr #32 │ │ │ │ strtmi r4, [r1], -r2, asr #12 │ │ │ │ stc2l 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ orrsle r2, r7, r0, lsl #16 │ │ │ │ stmdavs r3!, {r1, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs r9, {r3, r5, r9, sl, lr}^ │ │ │ │ - blx 1f5d470 <__read_chk@plt+0x1ef809c> │ │ │ │ + blx 1f5d400 <__read_chk@plt+0x1ef802c> │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ stmdavc r2, {r0, r1, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ strtmi r4, [r9], -r0, lsr #12 │ │ │ │ strne pc, [r0], #962 @ 0x3c2 │ │ │ │ streq pc, [r1], #-132 @ 0xffffff7c │ │ │ │ addne pc, r6, #100, 6 @ 0x90000001 │ │ │ │ andlt r7, r8, sl, asr r0 │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ - bllt 1a5d23c <__read_chk@plt+0x19f7e68> │ │ │ │ + bllt 1a5d1cc <__read_chk@plt+0x19f7df8> │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blx ff5dd49c <__read_chk@plt+0xff5780c8> │ │ │ │ + blx ff5dd42c <__read_chk@plt+0xff578058> │ │ │ │ vcge.f32 d17, d0, d7 │ │ │ │ - blx fee41708 <__read_chk@plt+0xfeddc334> │ │ │ │ + blx fee41698 <__read_chk@plt+0xfeddc2c4> │ │ │ │ strcs pc, [r0, #-2182] @ 0xfffff77a │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ ldmdbvs r9, {r0, r8, sl, ip, sp}^ │ │ │ │ - blx 165d4b8 <__read_chk@plt+0x15f80e4> │ │ │ │ + blx 165d448 <__read_chk@plt+0x15f8074> │ │ │ │ adcmi r7, pc, #4390912 @ 0x430000 │ │ │ │ orrne pc, r6, #104, 6 @ 0xa0000001 │ │ │ │ mvnsle r7, r3, asr #32 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldrtmi r8, [r0], -sl, lsl #2 │ │ │ │ @ instruction: 0xf9f4f141 │ │ │ │ @ instruction: 0xf0402e01 │ │ │ │ @@ -61308,15 +61280,15 @@ │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0cd6958 │ │ │ │ @ instruction: 0xf1b0fa9f │ │ │ │ @ instruction: 0xf77f0900 │ │ │ │ strcs sl, [r0, #-3907] @ 0xfffff0bd │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ ldmdbvs r9, {r0, r8, sl, ip, sp}^ │ │ │ │ - blx 9dd51c <__read_chk@plt+0x978148> │ │ │ │ + blx 9dd4ac <__read_chk@plt+0x9780d8> │ │ │ │ ldrbeq r7, [fp, r3, lsl #17] │ │ │ │ stmdbvs r3, {r0, r2, r8, sl, ip, lr, pc}^ │ │ │ │ stmdavc r3, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ strmi r7, [r9, #67]! @ 0x43 │ │ │ │ str sp, [pc, -lr, ror #3]! │ │ │ │ strbmi r4, [r2], -r8, asr #12 │ │ │ │ @@ -61343,15 +61315,15 @@ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r3, #0, 6 │ │ │ │ @ instruction: 0xf9daf03e │ │ │ │ ldr r4, [r7], r3, lsl #12 │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blx 145d5a8 <__read_chk@plt+0x13f81d4> │ │ │ │ + blx 145d538 <__read_chk@plt+0x13f8164> │ │ │ │ stcle 14, cr1, [r4, #24]! │ │ │ │ stmdavs r3!, {r8, sl, sp} │ │ │ │ strcc r4, [r1, #-1576] @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf0cd6959 │ │ │ │ teqplt r8, r5 @ @ p-variant is OBSOLETE │ │ │ │ vmul.i , , d3[0] │ │ │ │ @ instruction: 0xf0821280 │ │ │ │ @@ -61360,45 +61332,45 @@ │ │ │ │ mvnle r4, lr, lsr #5 │ │ │ │ @ instruction: 0xf8b4e791 │ │ │ │ @ instruction: 0xf01880b0 │ │ │ │ sbcle r0, r1, r2, lsl #16 │ │ │ │ andcs r4, r5, #2408448 @ 0x24c000 │ │ │ │ mulcs r0, r3, ip │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - ldrbtmi lr, [ip], #-3068 @ 0xfffff404 │ │ │ │ + ldrbtmi lr, [ip], #-3124 @ 0xfffff3cc │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ @ instruction: 0xf1209400 │ │ │ │ ldr pc, [r7], r9, ror #31 │ │ │ │ strcs r4, [r0, #-1568] @ 0xfffff9e0 │ │ │ │ @ instruction: 0xff42f0cf │ │ │ │ - bl fecb2ae4 <__read_chk@plt+0xfec4d710> │ │ │ │ + bl fecb2a74 <__read_chk@plt+0xfec4d6a0> │ │ │ │ @ instruction: 0xf43f0906 │ │ │ │ cdpcs 15, 0, cr10, cr0, cr9, {0} │ │ │ │ @ instruction: 0xf1b9d053 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ @ instruction: 0xf1b98087 │ │ │ │ rsbsle r0, r1, r1, lsl #30 │ │ │ │ @ instruction: 0xf94af141 │ │ │ │ @ instruction: 0xf0402c01 │ │ │ │ - blmi fe141620 <__read_chk@plt+0xfe0dc24c> │ │ │ │ - bmi fe132c2c <__read_chk@plt+0xfe0cd858> │ │ │ │ + blmi fe1415b0 <__read_chk@plt+0xfe0dc1dc> │ │ │ │ + bmi fe132bbc <__read_chk@plt+0xfe0cd7e8> │ │ │ │ andhi pc, r8, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r4, [r8], #1561 @ 0x619 │ │ │ │ ldmdbpl sp!, {r7, r8, sl, fp, lr}^ │ │ │ │ smlabtcc r5, sp, r9, lr │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andls r4, r4, #2064384 @ 0x1f8000 │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ andhi lr, r2, sp, asr #19 │ │ │ │ strne lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ vst1.8 {d20-d22}, [pc :128], r8 │ │ │ │ @ instruction: 0xf7c341a0 │ │ │ │ - @ instruction: 0xf505edd4 │ │ │ │ + @ instruction: 0xf505ee0c │ │ │ │ smlabbcs r0, r0, r0, r4 │ │ │ │ andcs r4, r2, #45088768 @ 0x2b00000 │ │ │ │ svcne 0x00fff880 │ │ │ │ @ instruction: 0xf0622004 │ │ │ │ mulcs r1, sp, sl │ │ │ │ @ instruction: 0xf8dfe73e │ │ │ │ @ instruction: 0xf04f81cc │ │ │ │ @@ -61416,158 +61388,158 @@ │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xff8af120 │ │ │ │ @ instruction: 0x4648e71d │ │ │ │ @ instruction: 0xf8fcf141 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ stclmi 0, cr13, [r4], #-180 @ 0xffffff4c │ │ │ │ - blmi 19b2588 <__read_chk@plt+0x194d1b4> │ │ │ │ + blmi 19b2518 <__read_chk@plt+0x194d144> │ │ │ │ stmib sp, {r1, r9, sp}^ │ │ │ │ tstcs r0, r0, lsl #8 │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ @ instruction: 0xffa0f120 │ │ │ │ ldrtmi lr, [r8], -fp, lsl #14 │ │ │ │ @ instruction: 0xf8eaf141 │ │ │ │ cmple r7, r1, lsl #30 │ │ │ │ mrrcmi 10, 5, r4, lr, cr13 │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ usat r4, #21, r1, lsl #12 │ │ │ │ andcs r4, r5, #92, 18 @ 0x170000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - bl 1cdf2d8 <__read_chk@plt+0x1c79f04> │ │ │ │ + bl feadf268 <__read_chk@plt+0xfea79e94> │ │ │ │ ldr r4, [fp], r4, lsl #12 │ │ │ │ ldrdhi pc, [r4, #-143]! @ 0xffffff71 │ │ │ │ @ instruction: 0xf8d6f141 │ │ │ │ @ instruction: 0x464c4a58 │ │ │ │ ldrbtmi r4, [r8], #2904 @ 0xb58 │ │ │ │ @ instruction: 0x4641447a │ │ │ │ @ instruction: 0xe78f447b │ │ │ │ ldrbtmi r4, [ip], #-3158 @ 0xfffff3aa │ │ │ │ mrrcmi 7, 12, lr, r6, cr2 │ │ │ │ @ instruction: 0xe7d0447c │ │ │ │ eorsle r2, sl, r1, lsl #16 │ │ │ │ ldrsbhi pc, [r0, #-143] @ 0xffffff71 @ │ │ │ │ - blne cb27e0 <__read_chk@plt+0xc4d40c> │ │ │ │ + blne cb2770 <__read_chk@plt+0xc4d39c> │ │ │ │ @ instruction: 0xf8c0f141 │ │ │ │ svccc 0x00fff1b9 │ │ │ │ - bmi 15158b4 <__read_chk@plt+0x14b04e0> │ │ │ │ + bmi 1515844 <__read_chk@plt+0x14b0470> │ │ │ │ ldrbtmi r4, [sl], #-2385 @ 0xfffff6af │ │ │ │ @ instruction: 0x46134479 │ │ │ │ - bmi 14db1f8 <__read_chk@plt+0x1475e24> │ │ │ │ + bmi 14db188 <__read_chk@plt+0x1475db4> │ │ │ │ ldrbtmi r4, [sl], #-2384 @ 0xfffff6b0 │ │ │ │ @ instruction: 0xe67d4479 │ │ │ │ andcs r4, r5, #1294336 @ 0x13c000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - bl 10df338 <__read_chk@plt+0x1079f64> │ │ │ │ + bl 1edf2c8 <__read_chk@plt+0x1e79ef4> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ - blx 95d5c0 <__read_chk@plt+0x8f81ec> │ │ │ │ + blx 95d550 <__read_chk@plt+0x8f817c> │ │ │ │ cdpcs 6, 0, cr14, cr0, cr3, {6} │ │ │ │ mcrge 4, 5, pc, cr11, cr15, {3} @ │ │ │ │ @ instruction: 0xf8a0f141 │ │ │ │ - bmi 12b4564 <__read_chk@plt+0x124f190> │ │ │ │ + bmi 12b44f4 <__read_chk@plt+0x124f120> │ │ │ │ ldrbtmi r4, [ip], #-2376 @ 0xfffff6b8 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ mcrrmi 6, 10, lr, r7, cr12 │ │ │ │ stmdbmi r8, {r0, r1, r2, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-1148 @ 0xfffffb84 │ │ │ │ sxtab r4, r5, r9, ror #8 │ │ │ │ - blmi 1273d7c <__read_chk@plt+0x120e9a8> │ │ │ │ + blmi 1273d0c <__read_chk@plt+0x120e938> │ │ │ │ ldrbtmi r4, [sl], #-2375 @ 0xfffff6b9 │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf8dfe74c │ │ │ │ ldrbtmi r8, [r8], #280 @ 0x118 │ │ │ │ stmdbmi r5, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ mcrrmi 2, 0, r2, r5, cr5 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 5df390 <__read_chk@plt+0x579fbc> │ │ │ │ + bl 13df320 <__read_chk@plt+0x1379f4c> │ │ │ │ @ instruction: 0x4603447c │ │ │ │ - blmi 115b0e8 <__read_chk@plt+0x10f5d14> │ │ │ │ - bmi 1132dc0 <__read_chk@plt+0x10cd9ec> │ │ │ │ + blmi 115b078 <__read_chk@plt+0x10f5ca4> │ │ │ │ + bmi 1132d50 <__read_chk@plt+0x10cd97c> │ │ │ │ ldrbtmi r4, [fp], #-2370 @ 0xfffff6be │ │ │ │ @ instruction: 0x4698447a │ │ │ │ @ instruction: 0xe7354479 │ │ │ │ - ldrsbteq sp, [r7], -lr │ │ │ │ - mulseq sl, r0, lr │ │ │ │ + eorseq sp, r7, lr, asr #20 │ │ │ │ + @ instruction: 0x001a8dd8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r4, fp, r4, lsr #18 │ │ │ │ + andseq r4, fp, r8, lsr r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r8, r8, lsr r6 │ │ │ │ - eorseq r1, r8, r0, lsl #12 │ │ │ │ - andseq r8, sl, r6, ror #26 │ │ │ │ - andseq r8, sl, sl, asr #27 │ │ │ │ - andseq r8, sl, r8, lsr #27 │ │ │ │ - eoreq lr, r4, r8, asr sl │ │ │ │ - andseq r4, fp, r2, lsr #15 │ │ │ │ - eorseq r1, r8, r2, ror #10 │ │ │ │ - andseq r4, fp, ip, ror #14 │ │ │ │ - andseq r7, sp, ip, ror #4 │ │ │ │ - eorseq sl, r0, r6, lsr #16 │ │ │ │ - andseq r4, fp, sl, ror #14 │ │ │ │ - mlaseq r0, sl, r7, sl │ │ │ │ - andseq r4, fp, r8, lsr #12 │ │ │ │ - andseq r4, fp, lr, lsl #13 │ │ │ │ - andseq r8, sl, r8, asr #23 │ │ │ │ - eorseq r1, r8, r8, asr r3 │ │ │ │ + eorseq r1, r8, r8, lsr #13 │ │ │ │ + eorseq r1, r8, r0, ror r6 │ │ │ │ + andseq r8, sl, lr, lsr #25 │ │ │ │ + andseq r8, sl, r2, lsl sp │ │ │ │ + @ instruction: 0x001a8cf0 │ │ │ │ + eoreq lr, r4, ip, ror #18 │ │ │ │ + @ instruction: 0x001b46b6 │ │ │ │ + ldrsbteq r1, [r8], -r2 │ │ │ │ + andseq r4, fp, r0, lsl #13 │ │ │ │ + andseq r7, sp, r0, lsl #3 │ │ │ │ + eorseq sl, r0, sl, lsr #14 │ │ │ │ + andseq r4, fp, lr, ror r6 │ │ │ │ + mlaseq r0, lr, r6, sl │ │ │ │ + andseq r4, fp, ip, lsr r5 │ │ │ │ + andseq r4, fp, r2, lsr #11 │ │ │ │ + andseq r8, sl, r0, lsl fp │ │ │ │ + eorseq r1, r8, r8, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq r4, fp, ip, asr r5 │ │ │ │ - andseq r4, fp, r2, lsl #10 │ │ │ │ - eorseq sl, r0, r0, asr #12 │ │ │ │ - andseq r4, fp, r6, ror #9 │ │ │ │ - andseq r7, sp, lr, ror r0 │ │ │ │ + andseq r4, fp, r0, ror r4 │ │ │ │ + andseq r4, fp, r6, lsl r4 │ │ │ │ + eorseq sl, r0, r4, asr #10 │ │ │ │ + @ instruction: 0x001b43fa │ │ │ │ + mulseq sp, r2, pc @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001b45f2 │ │ │ │ - andseq r5, sp, r8, asr #21 │ │ │ │ - andseq r4, fp, r2, ror r4 │ │ │ │ - eorseq sl, r0, lr, asr #11 │ │ │ │ - andseq r4, fp, r8, ror #10 │ │ │ │ - @ instruction: 0x001d6ff0 │ │ │ │ - andseq r4, fp, r4, lsr #11 │ │ │ │ - eorseq sl, r0, r8, lsl #11 │ │ │ │ - andseq r4, fp, sl, lsl r4 │ │ │ │ - mulseq fp, r2, r4 │ │ │ │ - eorseq sl, r0, r2, ror #10 │ │ │ │ - andseq r4, fp, r8, lsl #8 │ │ │ │ - andseq r6, sp, r0, lsr #31 │ │ │ │ - @ instruction: 0x001b43f2 │ │ │ │ - eorseq sl, r0, r0, asr r5 │ │ │ │ - andseq r6, sp, r8, lsl #31 │ │ │ │ - eorseq sl, r0, r2, lsr r5 │ │ │ │ - andseq r4, fp, r0, asr #7 │ │ │ │ - eorseq sl, r0, r6, lsr #10 │ │ │ │ - andseq r6, sp, r8, ror #30 │ │ │ │ - andseq r4, fp, r6, lsl #9 │ │ │ │ - andseq r4, fp, sl, lsl #7 │ │ │ │ - andseq r6, sp, r8, lsr pc │ │ │ │ - ldrshteq sl, [r0], -r2 │ │ │ │ - eorseq sl, r0, r8, ror #9 │ │ │ │ - andseq r6, sp, sl, lsr #30 │ │ │ │ - andseq r4, fp, r4, ror r3 │ │ │ │ - ldrsbteq sl, [r0], -sl │ │ │ │ - andseq r6, sp, ip, lsl pc │ │ │ │ - andseq r4, fp, r6, ror #6 │ │ │ │ - eorseq sl, r0, lr, asr #9 │ │ │ │ - andseq r4, fp, lr, lsl #7 │ │ │ │ - andseq r4, fp, ip, lsr #6 │ │ │ │ - @ instruction: 0x001d6ef2 │ │ │ │ - andseq r4, fp, r4, asr r3 │ │ │ │ - eorseq sl, r0, r8, lsr #9 │ │ │ │ + andseq r4, fp, r6, lsl #10 │ │ │ │ + @ instruction: 0x001d59dc │ │ │ │ + andseq r4, fp, r6, lsl #7 │ │ │ │ + ldrsbteq sl, [r0], -r2 │ │ │ │ + andseq r4, fp, ip, ror r4 │ │ │ │ + andseq r6, sp, r4, lsl #30 │ │ │ │ + @ instruction: 0x001b44b8 │ │ │ │ + eorseq sl, r0, ip, lsl #9 │ │ │ │ + andseq r4, fp, lr, lsr #6 │ │ │ │ + andseq r4, fp, r6, lsr #7 │ │ │ │ + eorseq sl, r0, r6, ror #8 │ │ │ │ + andseq r4, fp, ip, lsl r3 │ │ │ │ + @ instruction: 0x001d6eb4 │ │ │ │ + andseq r4, fp, r6, lsl #6 │ │ │ │ + eorseq sl, r0, r4, asr r4 │ │ │ │ + mulseq sp, ip, lr │ │ │ │ + eorseq sl, r0, r6, lsr r4 │ │ │ │ + @ instruction: 0x001b42d4 │ │ │ │ + eorseq sl, r0, sl, lsr #8 │ │ │ │ + andseq r6, sp, ip, ror lr │ │ │ │ + mulseq fp, sl, r3 │ │ │ │ + mulseq fp, lr, r2 │ │ │ │ + andseq r6, sp, ip, asr #28 │ │ │ │ + ldrshteq sl, [r0], -r6 │ │ │ │ + eorseq sl, r0, ip, ror #7 │ │ │ │ + andseq r6, sp, lr, lsr lr │ │ │ │ + andseq r4, fp, r8, lsl #5 │ │ │ │ + ldrsbteq sl, [r0], -lr │ │ │ │ + andseq r6, sp, r0, lsr lr │ │ │ │ + andseq r4, fp, sl, ror r2 │ │ │ │ + ldrsbteq sl, [r0], -r2 │ │ │ │ + andseq r4, fp, r2, lsr #5 │ │ │ │ + andseq r4, fp, r0, asr #4 │ │ │ │ + andseq r6, sp, r6, lsl #28 │ │ │ │ + andseq r4, fp, r8, ror #4 │ │ │ │ + eorseq sl, r0, ip, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febf87a8 <__read_chk@plt+0xfeb933d4> │ │ │ │ + bl febf8738 <__read_chk@plt+0xfeb93364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r0] │ │ │ │ andcs r4, r1, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xf7e34608 │ │ │ │ - strmi pc, [r5], -sp, asr #18 │ │ │ │ + strmi pc, [r5], -fp, asr #18 │ │ │ │ @ instruction: 0xf0cc4620 │ │ │ │ strmi pc, [r4], -fp, asr #21 │ │ │ │ strtmi fp, [r0], -sp, lsl #18 │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ @ instruction: 0xf7e330ff │ │ │ │ - @ instruction: 0x4620fafb │ │ │ │ + @ instruction: 0x4620faf9 │ │ │ │ svclt 0x0000bd38 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ @@ -61593,15 +61565,15 @@ │ │ │ │ @ instruction: 0xf894b124 │ │ │ │ vshr.u64 d19, d16, #61 │ │ │ │ subseq r1, fp, r0, lsl #7 │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ stmdals r7, {r1, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ce4621 │ │ │ │ @ instruction: 0xf8dff96d │ │ │ │ - bls 2af1dc <__read_chk@plt+0x249e08> │ │ │ │ + bls 2af16c <__read_chk@plt+0x249d98> │ │ │ │ ldmdavs r3!, {r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_sx, r3 @ │ │ │ │ subne pc, r0, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ vmvn.i32 d24, #46080 @ 0x0000b400 │ │ │ │ @ instruction: 0xf0831380 │ │ │ │ @@ -61614,28 +61586,28 @@ │ │ │ │ @ instruction: 0xf1ba0a01 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ @ instruction: 0xf8df80e0 │ │ │ │ @ instruction: 0xf04f36a0 │ │ │ │ stmib sp, {r8, r9, fp}^ │ │ │ │ ldrbmi r7, [sp], -ip, lsl #16 │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ - blcc c82d4 <__read_chk@plt+0x62f00> │ │ │ │ + blcc c8264 <__read_chk@plt+0x62e90> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - blge cc62f0 <__read_chk@plt+0xc60f1c> │ │ │ │ + blge cc6280 <__read_chk@plt+0xc60eac> │ │ │ │ stmdavs r3!, {r1, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf0cd6958 │ │ │ │ ldrbmi pc, [r0, #-2087] @ 0xfffff7d9 @ │ │ │ │ sbchi pc, r3, r0, asr #6 │ │ │ │ ldrbmi r6, [r0], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0cc6959 │ │ │ │ strmi pc, [r5], -pc, lsr #31 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r1, r2, r3, r4, r6, r7, r9, pc}^ │ │ │ │ @ instruction: 0xf100079b │ │ │ │ - blls 1c21c4 <__read_chk@plt+0x15cdf0> │ │ │ │ + blls 1c2154 <__read_chk@plt+0x15cd80> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r0!, {r0, r3, r5, r7, pc} │ │ │ │ andcc lr, r3, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xf000429a │ │ │ │ @ instruction: 0xf10580d4 │ │ │ │ @ instruction: 0xf50d0828 │ │ │ │ vst2.32 {d23,d25}, [pc :128], ip │ │ │ │ @@ -61650,106 +61622,106 @@ │ │ │ │ ldmdavs r3!, {r0, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_sx, r3 @ │ │ │ │ @ instruction: 0xf140065a │ │ │ │ @ instruction: 0xf8d58115 │ │ │ │ @ instruction: 0xf1bbb010 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blls 381dc4 <__read_chk@plt+0x31c9f0> │ │ │ │ + blls 381d54 <__read_chk@plt+0x31c980> │ │ │ │ movwls r2, #8705 @ 0x2201 │ │ │ │ ldrbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ ldrdls pc, [r8], -sp @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf8cd2397 │ │ │ │ ldrmi fp, [r9], -r4 │ │ │ │ @ instruction: 0xf7c34648 │ │ │ │ - andcs lr, r0, #188, 22 @ 0x2f000 │ │ │ │ + andcs lr, r0, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0x46484611 │ │ │ │ cmppcs r6, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf874f7e3 │ │ │ │ + @ instruction: 0xf872f7e3 │ │ │ │ @ instruction: 0xf8dd9b06 │ │ │ │ andls fp, r5, r8, lsl r0 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r7, r8, pc} │ │ │ │ @ instruction: 0x46424659 │ │ │ │ @ instruction: 0xf5034620 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133126 │ │ │ │ @ instruction: 0xf1050f40 │ │ │ │ movwls r0, #4876 @ 0x130c │ │ │ │ movweq pc, #33029 @ 0x8105 @ │ │ │ │ svclt 0x000c9300 │ │ │ │ movwcs r2, #17154 @ 0x4302 │ │ │ │ - blx e5da6e <__read_chk@plt+0xdf869a> │ │ │ │ + blx e5d9fe <__read_chk@plt+0xdf862a> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df8135 │ │ │ │ - bls 2aee10 <__read_chk@plt+0x249a3c> │ │ │ │ + bls 2aeda0 <__read_chk@plt+0x2499cc> │ │ │ │ movwcs r5, #2258 @ 0x8d2 │ │ │ │ - bls 239804 <__read_chk@plt+0x1d4430> │ │ │ │ + bls 239794 <__read_chk@plt+0x1d43c0> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 201ef4 <__read_chk@plt+0x19cb20> │ │ │ │ - blcs c93fc <__read_chk@plt+0x64028> │ │ │ │ + blls 201e84 <__read_chk@plt+0x19cab0> │ │ │ │ + blcs c938c <__read_chk@plt+0x63fb8> │ │ │ │ rsbshi pc, ip, #64 @ 0x40 │ │ │ │ @ instruction: 0xf8dfb3a7 │ │ │ │ andcs r1, r5, #124, 10 @ 0x1f000000 │ │ │ │ svcge 0x00102000 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - stmdbvs fp!, {r1, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdbvs fp!, {r1, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ svclt 0x00082b00 │ │ │ │ movwls r4, #5699 @ 0x1643 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #7 │ │ │ │ @ instruction: 0xf7c34619 │ │ │ │ - @ instruction: 0x4638eb72 │ │ │ │ + ldrtmi lr, [r8], -sl, lsr #23 │ │ │ │ stc2 1, cr15, [sl], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ addsmi r3, r8, #7168 @ 0x1c00 │ │ │ │ @ instruction: 0x81aef200 │ │ │ │ smladxcs r0, r8, r6, r4 │ │ │ │ @ instruction: 0x463a463b │ │ │ │ smlsdxls r0, r9, r1, r2 │ │ │ │ - blx ff9dd916 <__read_chk@plt+0xff978542> │ │ │ │ + blx ff9dd8a6 <__read_chk@plt+0xff9784d2> │ │ │ │ @ instruction: 0xf000286e │ │ │ │ ldmdavs r3!, {r0, r2, r3, r5, r6, r9, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ sbceq pc, r3, #-1677721599 @ 0x9c000001 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ - blcs c844c <__read_chk@plt+0x63078> │ │ │ │ + blcs c83dc <__read_chk@plt+0x63008> │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0xf10a6823 │ │ │ │ ldmdbvs r8, {r0, r9, fp}^ │ │ │ │ @ instruction: 0xff64f0cc │ │ │ │ @ instruction: 0xf73f4550 │ │ │ │ ldmib sp, {r0, r2, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ strtmi r7, [fp], ip, lsl #16 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ @ instruction: 0xf1b881ff │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0x46208178 │ │ │ │ stc2l 0, cr15, [r2, #-828] @ 0xfffffcc4 │ │ │ │ @ instruction: 0xf8df783b │ │ │ │ @ instruction: 0xf50d24e0 │ │ │ │ - blcs b5e94 <__read_chk@plt+0x50ac0> │ │ │ │ + blcs b5e24 <__read_chk@plt+0x50a50> │ │ │ │ ldrtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf101447a │ │ │ │ svclt 0x00140114 │ │ │ │ andcs r4, r0, r8, lsr r6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorshi pc, lr, #64 @ 0x40 │ │ │ │ stcpl 5, cr15, [r8, #52] @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ stmdbvs r9!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stmdbcs r0, {r0, r2, r6, r7, ip, sp} │ │ │ │ bichi pc, r4, r0 │ │ │ │ - bl feddf7b8 <__read_chk@plt+0xfed7a3e4> │ │ │ │ + bl ffbdf748 <__read_chk@plt+0xffb7a374> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strb sl, [r3, r2, lsr #30] │ │ │ │ mulcc r0, r9, r8 │ │ │ │ tstle r6, fp, ror fp │ │ │ │ mulcc r1, r9, r8 │ │ │ │ svclt 0x00182b7d │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @@ -61757,33 +61729,33 @@ │ │ │ │ @ instruction: 0xf1244648 │ │ │ │ @ instruction: 0x4607fe53 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdavs r3!, {r0, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrvc CPSR_sx, r3 @ │ │ │ │ @ instruction: 0xf3c7692b │ │ │ │ - blcs a76ec <__read_chk@plt+0x42318> │ │ │ │ + blcs a767c <__read_chk@plt+0x422a8> │ │ │ │ strbmi fp, [r3], -r8, lsl #30 │ │ │ │ svccs 0x00009301 │ │ │ │ adcshi pc, r2, r0, asr #32 │ │ │ │ ldrbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ - bleq ff0ddd34 <__read_chk@plt+0xff078960> │ │ │ │ + bleq ff0ddcc4 <__read_chk@plt+0xff0788f0> │ │ │ │ ldrbmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ strbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192397 │ │ │ │ - b ff85f824 <__read_chk@plt+0xff7fa450> │ │ │ │ + bl 65f7b4 <__read_chk@plt+0x5fa3e0> │ │ │ │ @ instruction: 0x463a4658 │ │ │ │ cmppvc r6, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7e24611 │ │ │ │ - blls 2a1784 <__read_chk@plt+0x23c3b0> │ │ │ │ - blcs c5940 <__read_chk@plt+0x6056c> │ │ │ │ + blls 2a170c <__read_chk@plt+0x23c338> │ │ │ │ + blcs c58d0 <__read_chk@plt+0x604fc> │ │ │ │ svcls 0x0007d044 │ │ │ │ - bcs bba1c <__read_chk@plt+0x56648> │ │ │ │ + bcs bb9ac <__read_chk@plt+0x565d8> │ │ │ │ strbmi sp, [r1], -r0, asr #32 │ │ │ │ @ instruction: 0xf0b24620 │ │ │ │ @ instruction: 0xf8d7fd19 │ │ │ │ strmi fp, [r7], -r0 │ │ │ │ @ instruction: 0xf1bbb398 │ │ │ │ eorsle r0, r5, r0, lsl #30 │ │ │ │ ldrbmi r9, [pc], -r6, lsl #22 │ │ │ │ @@ -61792,39 +61764,39 @@ │ │ │ │ adc sl, lr, r0, lsl pc │ │ │ │ @ instruction: 0xf1234638 │ │ │ │ movwlt pc, #3681 @ 0xe61 @ │ │ │ │ @ instruction: 0xf1234638 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b1db │ │ │ │ cdp2 1, 5, cr15, cr8, cr3, {1} │ │ │ │ - bls 1bb984 <__read_chk@plt+0x1565b0> │ │ │ │ + bls 1bb914 <__read_chk@plt+0x156540> │ │ │ │ mulsvs r3, fp, sl │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmib sp, {r0, r2, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ strtmi r7, [fp], ip, lsl #16 │ │ │ │ @ instruction: 0x1010f8db │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ strbmi r8, [r2], -ip, ror #2 │ │ │ │ @ instruction: 0xf7c34638 │ │ │ │ - bl 29c7c4 <__read_chk@plt+0x2373f0> │ │ │ │ + bl 29c834 <__read_chk@plt+0x237460> │ │ │ │ andcs r0, r0, #8, 6 @ 0x20000000 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ - bls 1db71c <__read_chk@plt+0x176348> │ │ │ │ + bls 1db6ac <__read_chk@plt+0x1762d8> │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ ldrbmi lr, [r8], -r6, asr #14 │ │ │ │ @ instruction: 0xf83cf124 │ │ │ │ andsvs r9, pc, r7, lsl #22 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r4, [r2], -r8, asr #12 │ │ │ │ @ instruction: 0xf0b14621 │ │ │ │ @ instruction: 0xf44fff8f │ │ │ │ @ instruction: 0xf1241100 │ │ │ │ - blls 2614fc <__read_chk@plt+0x1fc128> │ │ │ │ + blls 26148c <__read_chk@plt+0x1fc0b8> │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ - blcs b31f4 <__read_chk@plt+0x4de20> │ │ │ │ + blcs b3184 <__read_chk@plt+0x4ddb0> │ │ │ │ cmpphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d22 │ │ │ │ svccs 0x00001380 │ │ │ │ cmnphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdbls r7, {r8, r9, fp, sp} │ │ │ │ @@ -61832,409 +61804,409 @@ │ │ │ │ movwls r4, #5698 @ 0x1642 │ │ │ │ @ instruction: 0xf1054620 │ │ │ │ movwls r0, #776 @ 0x308 │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ @ instruction: 0xf0b22304 │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 6, pc, cr11, cr15, {1} @ │ │ │ │ - bls 2bbae4 <__read_chk@plt+0x256710> │ │ │ │ + bls 2bba74 <__read_chk@plt+0x2566a0> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrvc CPSR_sx, r3 @ │ │ │ │ @ instruction: 0xf3c74bc8 │ │ │ │ svccs 0x00001780 │ │ │ │ ldmpl r2, {r0, r3, r4, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0136813 │ │ │ │ @ instruction: 0xf0000304 │ │ │ │ ldmvs r3, {r0, r1, r2, r3, r5, r6, r8, pc}^ │ │ │ │ andsvs r9, r3, r4, lsl #20 │ │ │ │ svclt 0x00183b00 │ │ │ │ - b 146a648 <__read_chk@plt+0x1405274> │ │ │ │ - blls 224054 <__read_chk@plt+0x1bec80> │ │ │ │ + b 146a5d8 <__read_chk@plt+0x1405204> │ │ │ │ + blls 223fe4 <__read_chk@plt+0x1bec10> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 201e94 <__read_chk@plt+0x19cac0> │ │ │ │ + blls 201e24 <__read_chk@plt+0x19ca50> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8cd8115 │ │ │ │ usat r9, #11, r4 │ │ │ │ svcge 0x00304bbe │ │ │ │ ldrtmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-3004 @ 0xfffff444 │ │ │ │ orrscs r9, r7, #0, 6 │ │ │ │ @ instruction: 0xf7c34619 │ │ │ │ - andcs lr, r0, #48, 20 @ 0x30000 │ │ │ │ + andcs lr, r0, #104, 20 @ 0x68000 │ │ │ │ @ instruction: 0xf88d4638 │ │ │ │ smlsld r2, pc, r6, r1 @ │ │ │ │ @ instruction: 0xf10d4bb7 │ │ │ │ andcs r0, r1, #192, 18 @ 0x300000 │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ - blmi fee06698 <__read_chk@plt+0xfeda12c4> │ │ │ │ + blmi fee06628 <__read_chk@plt+0xfeda1254> │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192397 │ │ │ │ - b 75f9ac <__read_chk@plt+0x6fa5d8> │ │ │ │ + b 155f93c <__read_chk@plt+0x14fa568> │ │ │ │ ldrbmi r4, [sl], -r8, asr #12 │ │ │ │ @ instruction: 0xf88d4659 │ │ │ │ @ instruction: 0xf7e2b156 │ │ │ │ - blls 2615fc <__read_chk@plt+0x1fc228> │ │ │ │ - blcs c5ac8 <__read_chk@plt+0x606f4> │ │ │ │ + blls 261584 <__read_chk@plt+0x1fc1b0> │ │ │ │ + blcs c5a58 <__read_chk@plt+0x60684> │ │ │ │ mcrge 4, 3, pc, cr1, cr15, {1} @ │ │ │ │ @ instruction: 0x46414699 │ │ │ │ @ instruction: 0xf0cc4620 │ │ │ │ pkhtbmi pc, r3, r3, asr #20 @ │ │ │ │ svceq 0x000cf010 │ │ │ │ - blls 215b5c <__read_chk@plt+0x1b0788> │ │ │ │ + blls 215aec <__read_chk@plt+0x1b0718> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf00b80de │ │ │ │ movwls r0, #21252 @ 0x5304 │ │ │ │ andls lr, r6, #172, 12 @ 0xac00000 │ │ │ │ ldmpl r3, {r1, r2, r3, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0106818 │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ - bls 1c1ea8 <__read_chk@plt+0x15cad4> │ │ │ │ + bls 1c1e38 <__read_chk@plt+0x15ca64> │ │ │ │ mulsvs r3, fp, r8 │ │ │ │ svclt 0x00183b00 │ │ │ │ - b 146a6fc <__read_chk@plt+0x1405328> │ │ │ │ - blls 224108 <__read_chk@plt+0x1bed34> │ │ │ │ + b 146a68c <__read_chk@plt+0x14052b8> │ │ │ │ + blls 224098 <__read_chk@plt+0x1becc4> │ │ │ │ adcle r2, r6, r0, lsl #22 │ │ │ │ andsvs r9, r7, r5, lsl #22 │ │ │ │ adcle r2, r6, r0, lsl #22 │ │ │ │ andsls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf7e32000 │ │ │ │ - @ instruction: 0xe659f85b │ │ │ │ + @ instruction: 0xe659f859 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r7, pc} │ │ │ │ stmdbls r8, {r0, r3, r7, r9, fp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ andcs r5, r0, #8978432 @ 0x890000 │ │ │ │ msrcc CPSR_sx, r3 @ │ │ │ │ vaddl.u8 q11, d3, d10 │ │ │ │ - blcs a6934 <__read_chk@plt+0x41560> │ │ │ │ + blcs a68c4 <__read_chk@plt+0x414f0> │ │ │ │ addhi pc, r4, r0, asr #32 │ │ │ │ andsvs r9, r3, r4, lsl #20 │ │ │ │ - blcs c8754 <__read_chk@plt+0x63380> │ │ │ │ + blcs c86e4 <__read_chk@plt+0x63310> │ │ │ │ adcshi pc, lr, r0, asr #32 │ │ │ │ - blcs c876c <__read_chk@plt+0x63398> │ │ │ │ + blcs c86fc <__read_chk@plt+0x63328> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr8, cr15, {1} │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ movwcs lr, #1595 @ 0x63b │ │ │ │ @ instruction: 0xe684703b │ │ │ │ svcls 0x000e9a04 │ │ │ │ - blls 1f9bac <__read_chk@plt+0x1947d8> │ │ │ │ + blls 1f9b3c <__read_chk@plt+0x194768> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ adc sl, fp, r1, lsr lr │ │ │ │ ldrsbls pc, [ip, #143]! @ 0x8f @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x464944f9 │ │ │ │ - svc 0x009af7c2 │ │ │ │ + svc 0x00d2f7c2 │ │ │ │ andcs r6, r1, #704512 @ 0xac000 │ │ │ │ - blcs c5b80 <__read_chk@plt+0x607ac> │ │ │ │ + blcs c5b10 <__read_chk@plt+0x6073c> │ │ │ │ strbmi fp, [r3], -r8, lsl #30 │ │ │ │ orrcs r9, r0, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x46194638 │ │ │ │ - stmib r2!, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sl, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46386833 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcc 23bd0c <__read_chk@plt+0x1d6938> │ │ │ │ + blcc 23bc9c <__read_chk@plt+0x1d68c8> │ │ │ │ @ instruction: 0xf13f930f │ │ │ │ - blls 4a04f4 <__read_chk@plt+0x43b120> │ │ │ │ + blls 4a0484 <__read_chk@plt+0x43b0b0> │ │ │ │ addmi r4, r3, #137363456 @ 0x8300000 │ │ │ │ mcrge 7, 1, pc, cr14, cr15, {1} @ │ │ │ │ stmdacs r0, {r3, r5, r8, fp, sp, lr} │ │ │ │ strbmi fp, [r0], -r8, lsl #30 │ │ │ │ - blx 12de0b8 <__read_chk@plt+0x1278ce4> │ │ │ │ + blx 12de048 <__read_chk@plt+0x1278c74> │ │ │ │ andls r6, pc, r2, lsr r8 @ │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bcc 27bd14 <__read_chk@plt+0x216940> │ │ │ │ + bcc 27bca4 <__read_chk@plt+0x2168d0> │ │ │ │ andeq lr, r2, #175104 @ 0x2ac00 │ │ │ │ - ble 1a725dc <__read_chk@plt+0x1a0d208> │ │ │ │ + ble 1a7256c <__read_chk@plt+0x1a0d198> │ │ │ │ andcs r4, r5, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xf7c22000 │ │ │ │ - ldmdavs r2!, {r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r2!, {r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strmi r9, [r1], pc, lsl #22 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ adcvs pc, fp, sp, lsl #10 │ │ │ │ @ instruction: 0x31b9f640 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bcc 27bd40 <__read_chk@plt+0x21696c> │ │ │ │ - bleq 15caa8 <__read_chk@plt+0xf76d4> │ │ │ │ - bl fe97c0a8 <__read_chk@plt+0xfe916cd4> │ │ │ │ - bcs a2830 <__read_chk@plt+0x3d45c> │ │ │ │ + bcc 27bcd0 <__read_chk@plt+0x2168fc> │ │ │ │ + bleq 15ca38 <__read_chk@plt+0xf7664> │ │ │ │ + bl fe97c038 <__read_chk@plt+0xfe916c64> │ │ │ │ + bcs a27c0 <__read_chk@plt+0x3d3ec> │ │ │ │ strbmi fp, [r2], -r8, lsl #30 │ │ │ │ stc2 1, cr15, [r2, #-168]! @ 0xffffff58 │ │ │ │ stmib sp, {r7, r8, r9, sp}^ │ │ │ │ andcs r9, r1, #0 │ │ │ │ @ instruction: 0x46384619 │ │ │ │ - ldmdb ip, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrshcs lr, [sp, #-86]! @ 0xffffffaa │ │ │ │ adcvc pc, sp, sp, lsl #10 │ │ │ │ - bl 1a5fb34 <__read_chk@plt+0x19fa760> │ │ │ │ + bl fe85fac4 <__read_chk@plt+0xfe7fa6f0> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe64cae56 │ │ │ │ msreq CPSR_f, r5, lsl #2 │ │ │ │ @ instruction: 0xf410e638 │ │ │ │ @ instruction: 0xf43f5f80 │ │ │ │ strb sl, [ip, -pc, asr #29]! │ │ │ │ andsvs r9, sl, r4, lsl #22 │ │ │ │ - blcs c885c <__read_chk@plt+0x63488> │ │ │ │ + blcs c87ec <__read_chk@plt+0x63418> │ │ │ │ svcge 0x007cf43f │ │ │ │ andls r9, r5, #14, 30 @ 0x38 │ │ │ │ ldmib sp, {r2, r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strmi r7, [r3], ip, lsl #16 │ │ │ │ - blcs c886c <__read_chk@plt+0x63498> │ │ │ │ + blcs c87fc <__read_chk@plt+0x63428> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr4, cr15, {1} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldclge 4, cr15, [sp, #252]! @ 0xfc │ │ │ │ @ instruction: 0xf10be773 │ │ │ │ ldr r0, [r0], r8, lsr #2 │ │ │ │ strcs r9, [r0, -r4, lsl #22] │ │ │ │ - blls 1f9cf4 <__read_chk@plt+0x194920> │ │ │ │ + blls 1f9c84 <__read_chk@plt+0x1948b0> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strb sl, [r3, -ip, ror #29] │ │ │ │ @ instruction: 0xf7e29806 │ │ │ │ - strbt pc, [r6], r1, lsr #31 @ │ │ │ │ + usat pc, #6, pc, lsl #31 @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andcs lr, r0, r5, lsl r7 │ │ │ │ - @ instruction: 0xff9af7e2 │ │ │ │ + @ instruction: 0xff98f7e2 │ │ │ │ ldmib sp, {r0, r2, r3, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1b8780c │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ldrb sl, [r6, -r0, ror #27] │ │ │ │ andcs r4, r5, #802816 @ 0xc4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 15, cr15, cr14, cr2, {6} │ │ │ │ + svc 0x0036f7c2 │ │ │ │ andls r2, r0, r0, lsl #7 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7c34638 │ │ │ │ - str lr, [r5, #2316]! @ 0x90c │ │ │ │ + str lr, [r5, #2372]! @ 0x944 │ │ │ │ svcls 0x000e2300 │ │ │ │ str r9, [r1, -r5, lsl #6]! │ │ │ │ ldmdblt r3!, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ - blcs c88e4 <__read_chk@plt+0x63510> │ │ │ │ + blcs c8874 <__read_chk@plt+0x634a0> │ │ │ │ ldcge 4, cr15, [r4, #252]! @ 0xfc │ │ │ │ @ instruction: 0xf7e29806 │ │ │ │ - str pc, [pc, #3959]! @ a2c53 <__read_chk@plt+0x3d87f> │ │ │ │ + str pc, [pc, #3957]! @ a2be1 <__read_chk@plt+0x3d80d> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldrtmi fp, [fp], ip, lsl #30 │ │ │ │ - bleq dde24 <__read_chk@plt+0x78a50> │ │ │ │ - blls 1db208 <__read_chk@plt+0x175e34> │ │ │ │ - blls 1f9d50 <__read_chk@plt+0x19497c> │ │ │ │ + bleq dddb4 <__read_chk@plt+0x789e0> │ │ │ │ + blls 1db198 <__read_chk@plt+0x175dc4> │ │ │ │ + blls 1f9ce0 <__read_chk@plt+0x19490c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7e2ada3 │ │ │ │ - ldr pc, [pc, #3943] @ a2c63 <__read_chk@plt+0x3d88f> │ │ │ │ + ldr pc, [pc, #3941] @ a2bf1 <__read_chk@plt+0x3d81d> │ │ │ │ movwcs r9, #6665 @ 0x1a09 │ │ │ │ stmdavc ip, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b86013 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ str sl, [r0, -sl, lsr #27]! │ │ │ │ - cdp 7, 5, cr15, cr4, cr2, {6} │ │ │ │ - bcs c8530 <__read_chk@plt+0x6315c> │ │ │ │ - bls 1d607c <__read_chk@plt+0x170ca8> │ │ │ │ - bls 1f9d6c <__read_chk@plt+0x194998> │ │ │ │ + cdp 7, 8, cr15, cr12, cr2, {6} │ │ │ │ + bcs c84c0 <__read_chk@plt+0x630ec> │ │ │ │ + bls 1d600c <__read_chk@plt+0x170c38> │ │ │ │ + bls 1f9cfc <__read_chk@plt+0x194928> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldrmi sl, [pc], -fp, lsl #27 │ │ │ │ strbt r9, [pc], r5, lsl #6 │ │ │ │ - eorseq sp, r7, r2, lsl #5 │ │ │ │ + ldrshteq sp, [r7], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r7, r2, ror #4 │ │ │ │ + ldrsbteq sp, [r7], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001b42b8 │ │ │ │ - andseq r4, fp, ip, lsl r2 │ │ │ │ + andseq r4, fp, ip, asr #3 │ │ │ │ + andseq r4, fp, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ - @ instruction: 0x001b41b0 │ │ │ │ - eorseq sp, r7, ip │ │ │ │ - eoreq ip, r1, r4, ror #25 │ │ │ │ - andseq r4, fp, ip, asr r0 │ │ │ │ - @ instruction: 0x001b3efc │ │ │ │ - @ instruction: 0x001b3efe │ │ │ │ - @ instruction: 0x001b3ed6 │ │ │ │ - @ instruction: 0x001b3ed4 │ │ │ │ - andseq r3, fp, ip, lsr lr │ │ │ │ - andseq r3, fp, r2, lsr #26 │ │ │ │ + andseq r4, fp, r4, asr #1 │ │ │ │ + eorseq sp, r7, ip, ror r0 │ │ │ │ + strdeq ip, [r1], -r8 @ │ │ │ │ + andseq r3, fp, r0, ror pc │ │ │ │ + andseq r3, fp, r0, lsl lr │ │ │ │ + andseq r3, fp, r2, lsl lr │ │ │ │ + andseq r3, fp, sl, ror #27 │ │ │ │ + andseq r3, fp, r8, ror #27 │ │ │ │ + andseq r3, fp, r0, asr sp │ │ │ │ + andseq r3, fp, r6, lsr ip │ │ │ │ strlt fp, [r8, #-866] @ 0xfffffc9e │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ addmi r4, r8, #140, 12 @ 0x8c00000 │ │ │ │ ldmdavs r3, {r0, r4, ip, lr, pc} │ │ │ │ - blle 4abd8c <__read_chk@plt+0x4469b8> │ │ │ │ + blle 4abd1c <__read_chk@plt+0x446948> │ │ │ │ andle r4, lr, #152, 4 @ 0x80000009 │ │ │ │ - blle 5ac194 <__read_chk@plt+0x546dc0> │ │ │ │ + blle 5ac124 <__read_chk@plt+0x546d50> │ │ │ │ andsle r4, r2, #-1879048183 @ 0x90000009 │ │ │ │ @ instruction: 0xf8536893 │ │ │ │ @ instruction: 0xf8532020 │ │ │ │ @ instruction: 0xf8431021 │ │ │ │ @ instruction: 0xf8431020 │ │ │ │ andcs r2, r1, ip, lsr #32 │ │ │ │ stmdbmi r8, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf1414479 │ │ │ │ - andcs pc, r0, fp, ror #17 │ │ │ │ + mulcs r0, r3, r8 │ │ │ │ stmdbmi r5, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r4, r1, r2, ror #12 │ │ │ │ @ instruction: 0xf1414479 │ │ │ │ - ldrb pc, [r6, r3, ror #17]! @ │ │ │ │ + ldrb pc, [r6, fp, lsl #17]! @ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - andseq r3, fp, r0, lsr ip │ │ │ │ - andseq r3, fp, r4, asr ip │ │ │ │ + andseq r3, fp, r4, asr #22 │ │ │ │ + andseq r3, fp, r8, ror #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 10, cr15, cr8, cr12, {6} │ │ │ │ strmi r4, [r5], -r9, ror #21 │ │ │ │ strmi r4, [lr], -r9, ror #23 │ │ │ │ stmibmi r9!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs fp, r4, sp, asr #1 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmpl r3, {r5, r7, r8, r9, pc}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f934b │ │ │ │ @ instruction: 0xf1410300 │ │ │ │ - @ instruction: 0xf8b5f8c1 │ │ │ │ + @ instruction: 0xf8b5f869 │ │ │ │ @ instruction: 0x079f30b0 │ │ │ │ strcs sp, [r0, #-1039] @ 0xfffffbf1 │ │ │ │ - blmi ff8349a0 <__read_chk@plt+0xff7cf5cc> │ │ │ │ + blmi ff834930 <__read_chk@plt+0xff7cf55c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 137be8c <__read_chk@plt+0x1316ab8> │ │ │ │ + blls 137be1c <__read_chk@plt+0x1316a48> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -r4, lsr #3 │ │ │ │ pop {r0, r2, r3, r6, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xf0cc6958 │ │ │ │ stmdacs r1, {r0, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ adcsmi sp, r0, #14912 @ 0x3a40 │ │ │ │ andcs fp, r0, ip, asr #31 │ │ │ │ - b 14a9e50 <__read_chk@plt+0x1444a7c> │ │ │ │ + b 14a9de0 <__read_chk@plt+0x1444a0c> │ │ │ │ ldrdle r7, [r2, #6]! │ │ │ │ stmdavs fp!, {r1, r2, r8, r9, ip, sp, pc} │ │ │ │ ldmdbvs r9, {r4, r5, r9, sl, lr}^ │ │ │ │ - blx ffb5e18e <__read_chk@plt+0xffaf8dba> │ │ │ │ + blx ffb5e11e <__read_chk@plt+0xffaf8d4a> │ │ │ │ @ instruction: 0xf0cb9008 │ │ │ │ - blmi ff4e1610 <__read_chk@plt+0xff47c23c> │ │ │ │ + blmi ff4e15a0 <__read_chk@plt+0xff47c1cc> │ │ │ │ @ instruction: 0xf858900a │ │ │ │ movwls r3, #45059 @ 0xb003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079420f6 │ │ │ │ stmibmi fp, {r0, r3, r4, r8, sl, ip, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7c22000 │ │ │ │ - andcs lr, r5, #20, 28 @ 0x140 │ │ │ │ + andcs lr, r5, #76, 28 @ 0x4c0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0612004 │ │ │ │ @ instruction: 0xe7c0fcf5 │ │ │ │ andcs r4, r5, #3227648 @ 0x314000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - cdp 7, 0, cr15, cr6, cr2, {6} │ │ │ │ + cdp 7, 3, cr15, cr14, cr2, {6} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr r6 │ │ │ │ stc2l 0, cr15, [r8], #388 @ 0x184 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ teqphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ mvnle r2, r1, lsl #16 │ │ │ │ adcseq pc, ip, #13828096 @ 0xd30000 │ │ │ │ sbcsle r2, ip, r0, lsl #16 │ │ │ │ ldrbeq r7, [r1, -r2, lsl #28] │ │ │ │ cmpphi r4, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrble r0, [r6], #2002 @ 0x7d2 │ │ │ │ @ instruction: 0xf8d39a0a │ │ │ │ - bcs af624 <__read_chk@plt+0x4a250> │ │ │ │ + bcs af5b4 <__read_chk@plt+0x4a1e0> │ │ │ │ tstphi r3, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ addpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stmibpl lr, {r0, r1, r8, sl, ip, sp, lr, pc} │ │ │ │ stmdbeq r8, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r8, #130] @ 0x82 │ │ │ │ addsle r2, r4, r0, lsl #22 │ │ │ │ - bge 3b4db0 <__read_chk@plt+0x34f9dc> │ │ │ │ + bge 3b4d40 <__read_chk@plt+0x34f96c> │ │ │ │ rsbcs r9, r2, #-1879048192 @ 0x90000000 │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ ldrbtmi r4, [fp], #-2990 @ 0xfffff452 │ │ │ │ - blmi fec46b3c <__read_chk@plt+0xfebe1768> │ │ │ │ + blmi fec46acc <__read_chk@plt+0xfebe16f8> │ │ │ │ tstls r2, #2063597568 @ 0x7b000000 │ │ │ │ ldrbtmi r4, [fp], #-2989 @ 0xfffff453 │ │ │ │ @ instruction: 0xf04f9313 │ │ │ │ tstls r4, #-67108861 @ 0xfc000003 │ │ │ │ stmib sp, {r1, r5, r6, r8, r9, sp}^ │ │ │ │ rsbcs r2, r6, #12, 6 @ 0x30000000 │ │ │ │ stmib sp, {r1, r2, r5, r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8d92310 │ │ │ │ ldmdavs sl, {ip, sp} │ │ │ │ - blmi fea4ec90 <__read_chk@plt+0xfe9e98bc> │ │ │ │ + blmi fea4ec20 <__read_chk@plt+0xfe9e984c> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ ldrtmi r2, [r8], -r0, lsl #6 │ │ │ │ cdp2 0, 3, cr15, cr8, cr7, {5} │ │ │ │ ldrtmi r4, [r8], -r2, lsr #19 │ │ │ │ @ instruction: 0xf7c34479 │ │ │ │ - strmi lr, [r4], -sl, ror #16 │ │ │ │ + strmi lr, [r4], -r2, lsr #17 │ │ │ │ @ instruction: 0xf04fb1f0 │ │ │ │ ldrbmi r0, [ip], -r0, lsl #22 │ │ │ │ ldrd r4, [r5], -sl │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ ldrtmi r4, [r8], -r0, lsr #3 │ │ │ │ cdp2 0, 2, cr15, cr6, cr7, {5} │ │ │ │ ldrtmi r9, [r8], -r8, lsl #22 │ │ │ │ movwls r6, #30811 @ 0x785b │ │ │ │ @ instruction: 0xff66f0e8 │ │ │ │ addmi r9, r3, #7168 @ 0x1c00 │ │ │ │ strcc sp, [r1], #-13 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf85346a2 │ │ │ │ - bcs aa00c <__read_chk@plt+0x44c38> │ │ │ │ + bcs a9f9c <__read_chk@plt+0x44bc8> │ │ │ │ ldmibmi r2, {r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xe77c4479 │ │ │ │ - bleq 11e0c4 <__read_chk@plt+0xb8cf0> │ │ │ │ + bleq 11e054 <__read_chk@plt+0xb8c80> │ │ │ │ @ instruction: 0xf8d9e7f1 │ │ │ │ @ instruction: 0xf10a3000 │ │ │ │ @ instruction: 0xf8530a01 │ │ │ │ stccs 0, cr3, [r0], {42} @ 0x2a │ │ │ │ addshi pc, r8, r0 │ │ │ │ svclt 0x00142c01 │ │ │ │ @ instruction: 0xf00b2200 │ │ │ │ - bcs a27ac <__read_chk@plt+0x3d3d8> │ │ │ │ + bcs a273c <__read_chk@plt+0x3d368> │ │ │ │ addshi pc, r0, r0, asr #32 │ │ │ │ ldmdavs r2, {r0, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andcc r8, r2, #226 @ 0xe2 │ │ │ │ rschi pc, r7, r0 │ │ │ │ - beq 195e0fc <__read_chk@plt+0x18f8d28> │ │ │ │ + beq 195e08c <__read_chk@plt+0x18f8cb8> │ │ │ │ ldrtmi r6, [r0], -fp, lsr #16 │ │ │ │ @ instruction: 0xf0cc6959 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, r0, r0 │ │ │ │ ldrtmi r6, [r0], -fp, lsr #16 │ │ │ │ @ instruction: 0xf0cc6959 │ │ │ │ stmdbvs r3, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [r0], -sl, lsr #16 │ │ │ │ - blcs bc528 <__read_chk@plt+0x57154> │ │ │ │ + blcs bc4b8 <__read_chk@plt+0x570e4> │ │ │ │ adcshi pc, sl, r0 │ │ │ │ - blx 95e31e <__read_chk@plt+0x8f8f4a> │ │ │ │ - blls 2fc3f8 <__read_chk@plt+0x297024> │ │ │ │ + blx 95e2ae <__read_chk@plt+0x8f8eda> │ │ │ │ + blls 2fc388 <__read_chk@plt+0x296fb4> │ │ │ │ ldmdbvs fp, {r0, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0003102 │ │ │ │ movwcc r8, #8338 @ 0x2092 │ │ │ │ adchi pc, r8, r0 │ │ │ │ ldmdbmi r3!, {r1, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2163 @ 0xfffff78d │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ - blmi 1d0dc78 <__read_chk@plt+0x1ca88a4> │ │ │ │ + blmi 1d0dc08 <__read_chk@plt+0x1ca8834> │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ ldrtmi r1, [r8], -r3 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ - svc 0x0056f7c2 │ │ │ │ + svc 0x008ef7c2 │ │ │ │ andcs r9, r0, #147456 @ 0x24000 │ │ │ │ smlawbcs fp, sp, r8, pc @ │ │ │ │ movwcc r6, #10251 @ 0x280b │ │ │ │ stmdbvs fp, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ - blmi 1a82254 <__read_chk@plt+0x1a1ce80> │ │ │ │ + blmi 1a821e4 <__read_chk@plt+0x1a1ce10> │ │ │ │ andgt pc, r3, r8, asr r8 @ │ │ │ │ ldrtmi r9, [r8], -fp, lsl #18 │ │ │ │ strcs r9, [r0, -r9, lsl #20] │ │ │ │ stmdavs r9, {r0, r1, r4, r6, r9, sl, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ addne pc, r0, #13697024 @ 0xd10000 │ │ │ │ strls r6, [r2, -r9, asr #17] │ │ │ │ @@ -62265,111 +62237,111 @@ │ │ │ │ @ instruction: 0xff0ef0a7 │ │ │ │ stmdbls sl, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0a92200 │ │ │ │ strt pc, [r5], r1, asr #25 │ │ │ │ @ instruction: 0xf06f9909 │ │ │ │ @ instruction: 0xf04f0201 │ │ │ │ andvs r0, sl, r6, ror #20 │ │ │ │ - blls 30ee68 <__read_chk@plt+0x2a9a94> │ │ │ │ + blls 30edf8 <__read_chk@plt+0x2a9a24> │ │ │ │ movwcc r6, #10523 @ 0x291b │ │ │ │ svcge 0x006ef47f │ │ │ │ andcs r4, r5, #1015808 @ 0xf8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [lr], {194} @ 0xc2 │ │ │ │ + ldc 7, cr15, [r6, #-776] @ 0xfffffcf8 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx ff0de282 <__read_chk@plt+0xff078eae> │ │ │ │ + blx ff0de212 <__read_chk@plt+0xff078e3e> │ │ │ │ @ instruction: 0xf503e68b │ │ │ │ @ instruction: 0xf5035280 │ │ │ │ @ instruction: 0xf109598e │ │ │ │ @ instruction: 0xf8d20910 │ │ │ │ usat r3, #11, r0, asr #3 │ │ │ │ ldrbtmi r4, [sl], #-2612 @ 0xfffff5cc │ │ │ │ - blmi ddbec4 <__read_chk@plt+0xd76af0> │ │ │ │ + blmi ddbe54 <__read_chk@plt+0xd76a80> │ │ │ │ andgt pc, r3, r8, asr r8 @ │ │ │ │ movwcc lr, #10130 @ 0x2792 │ │ │ │ - blmi d561a8 <__read_chk@plt+0xcf0dd4> │ │ │ │ + blmi d56138 <__read_chk@plt+0xcf0d64> │ │ │ │ ldrbtmi r4, [fp], #-2098 @ 0xfffff7ce │ │ │ │ @ instruction: 0x46194478 │ │ │ │ @ instruction: 0xf8d3e76e │ │ │ │ @ instruction: 0xe6c302b8 │ │ │ │ ldrb r6, [r5, sl, lsl #2] │ │ │ │ ldclne 12, cr1, [r1], #-412 @ 0xfffffe64 │ │ │ │ stmdami sp!, {r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0dd4478 │ │ │ │ @ instruction: 0xe666fcb3 │ │ │ │ @ instruction: 0xf8584b2b │ │ │ │ ldrb ip, [r9, -r3]! │ │ │ │ - blmi b745fc <__read_chk@plt+0xb0f228> │ │ │ │ + blmi b7458c <__read_chk@plt+0xb0f1b8> │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ ldrb r4, [r7, -r8, lsl #12] │ │ │ │ - blx 1ade490 <__read_chk@plt+0x1a790bc> │ │ │ │ + blx 1ade420 <__read_chk@plt+0x1a7904c> │ │ │ │ eoreq pc, r8, #0, 2 │ │ │ │ - blmi a9be74 <__read_chk@plt+0xa36aa0> │ │ │ │ + blmi a9be04 <__read_chk@plt+0xa36a30> │ │ │ │ @ instruction: 0x4619447b │ │ │ │ smlald r4, sp, r8, r6 │ │ │ │ stc2 0, cr15, [lr, #-680]! @ 0xfffffd58 │ │ │ │ @ instruction: 0xf7c2e64f │ │ │ │ - stmdbls r9, {r1, r5, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r9, {r1, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ movweq pc, #4207 @ 0x106f @ │ │ │ │ @ instruction: 0x610b429a │ │ │ │ svcge 0x001af47f │ │ │ │ @ instruction: 0xf04fe7ac │ │ │ │ str r0, [r4, r2, ror #20]! │ │ │ │ - mlaseq r7, r4, sl, ip │ │ │ │ + eorseq ip, r7, r4, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r3, fp, r4, ror #24 │ │ │ │ - eorseq ip, r7, r4, lsl #21 │ │ │ │ - eorseq ip, r7, r8, ror #20 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r3, fp, r4, lsl ip │ │ │ │ - @ instruction: 0x001b3bde │ │ │ │ - andseq r7, ip, r0, asr #27 │ │ │ │ - andseq r3, fp, r2, asr #23 │ │ │ │ - andseq r5, ip, r4, lsl #11 │ │ │ │ - eoreq r5, r9, sl, ror #30 │ │ │ │ + andseq r3, fp, r8, ror fp │ │ │ │ + ldrshteq ip, [r7], -r4 │ │ │ │ + ldrsbteq ip, [r7], -r8 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r3, fp, r8, lsr #22 │ │ │ │ + @ instruction: 0x001b3af2 │ │ │ │ + @ instruction: 0x001c7cd4 │ │ │ │ + @ instruction: 0x001b3ad6 │ │ │ │ + mulseq ip, r8, r4 │ │ │ │ + eoreq r5, r9, lr, ror lr │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsheq r0, [fp], -r0 @ │ │ │ │ - andseq r3, fp, r4, asr #22 │ │ │ │ - andseq r3, fp, lr, asr #20 │ │ │ │ - ldrdeq fp, [sp], -r4 @ │ │ │ │ - andseq r3, fp, r2, asr #20 │ │ │ │ - @ instruction: 0x001ab3f4 │ │ │ │ + andseq r0, fp, r4 │ │ │ │ + andseq r3, fp, r8, asr sl │ │ │ │ + andseq r3, fp, r2, ror #18 │ │ │ │ + eoreq fp, sp, r8, ror #25 │ │ │ │ + andseq r3, fp, r6, asr r9 │ │ │ │ + andseq fp, sl, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr #31 │ │ │ │ - andseq r3, fp, sl, lsl #20 │ │ │ │ - eorseq r9, r0, lr, lsr #16 │ │ │ │ + andseq r3, fp, lr, lsl r9 │ │ │ │ + eorseq r9, r0, r2, lsr r7 │ │ │ │ andeq r1, r0, r8, lsl #1 │ │ │ │ - eorseq r9, r0, sl, lsl r8 │ │ │ │ - andseq r3, fp, r4, lsr #18 │ │ │ │ - eoreq r4, sl, r8, lsl #15 │ │ │ │ + eorseq r9, r0, lr, lsl r7 │ │ │ │ + andseq r3, fp, r8, lsr r8 │ │ │ │ + mlaeq sl, ip, r6, r4 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ - eorseq r9, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x001b38fe │ │ │ │ - ldrsbteq r9, [r0], -r8 │ │ │ │ + ldrshteq r9, [r0], -r0 │ │ │ │ + andseq r3, fp, r2, lsl r8 │ │ │ │ + ldrsbteq r9, [r0], -ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq ff0e0550 <__read_chk@plt+0xff07b17c> │ │ │ │ - bne ff4e05a0 <__read_chk@plt+0xff47b1cc> │ │ │ │ + bleq ff0e04e0 <__read_chk@plt+0xff07b10c> │ │ │ │ + bne ff4e0530 <__read_chk@plt+0xff47b15c> │ │ │ │ stcpl 5, cr15, [r1, #692]! @ 0x2b4 │ │ │ │ - bcc ff3e05a8 <__read_chk@plt+0xff37b1d4> │ │ │ │ + bcc ff3e0538 <__read_chk@plt+0xff37b164> │ │ │ │ ldrbtmi fp, [r9], #-129 @ 0xffffff7f │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ @ instruction: 0xf50d6ac8 │ │ │ │ andscc r5, ip, r0, lsr #1 │ │ │ │ stmiapl fp, {r0, r2, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf5b4447e │ │ │ │ ldmdavs fp, {r0, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ - blle 1be2e50 <__read_chk@plt+0x1b7da7c> │ │ │ │ + blle 1be2de0 <__read_chk@plt+0x1b7da0c> │ │ │ │ @ instruction: 0x23bef2a4 │ │ │ │ vqdmulh.s q1, q0, │ │ │ │ - blcs 19824d4 <__read_chk@plt+0x191d100> │ │ │ │ + blcs 1982464 <__read_chk@plt+0x191d090> │ │ │ │ addshi pc, fp, r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ umullseq r0, r9, pc, r1 @ │ │ │ │ umullseq r0, r9, r9, r1 │ │ │ │ subeq r0, ip, #153 @ 0x99 │ │ │ │ umullseq r0, r9, r9, r0 │ │ │ │ addseq r0, r9, lr, lsr r2 │ │ │ │ @@ -62448,30 +62420,30 @@ │ │ │ │ @ instruction: 0xf8f4f140 │ │ │ │ stmdbcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r2, #4, 12 @ 0x400000 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ @ instruction: 0xff74f11f │ │ │ │ ldrb r2, [sl, r0, lsl #8] │ │ │ │ - blcs bc764 <__read_chk@plt+0x57390> │ │ │ │ + blcs bc6f4 <__read_chk@plt+0x57320> │ │ │ │ teqphi r2, #0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0cc6958 │ │ │ │ stmdacs r0, {r0, r2, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ msrhi CPSR_fx, #0 │ │ │ │ ldmib r3, {r0, r1, r3, r5, r6, r7, fp, sp, lr}^ │ │ │ │ vabd.s8 d24, d0, d3 │ │ │ │ addsmi r2, ip, #1140850691 @ 0x44000003 │ │ │ │ ldrhi pc, [r3], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf8b78435 │ │ │ │ @ instruction: 0x065b30b0 │ │ │ │ ldrthi pc, [r0], #-320 @ 0xfffffec0 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ - blcs bc560 <__read_chk@plt+0x5718c> │ │ │ │ + blcs bc4f0 <__read_chk@plt+0x5711c> │ │ │ │ strthi pc, [sl], #-0 │ │ │ │ stmdbcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdbvs r9, {r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf914f0cc │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ ldrbhi pc, [sp], #0 @ │ │ │ │ @@ -62504,37 +62476,37 @@ │ │ │ │ andsvs r6, sl, fp, lsl #16 │ │ │ │ ldmdbvs r9, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8d6f0cc │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdbvs r6, {r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0x463084fb │ │ │ │ - ldc 7, cr15, [r2, #-776] @ 0xfffffcf8 │ │ │ │ + stcl 7, cr15, [sl, #-776] @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf63f287e │ │ │ │ svcvs 0x00abaf66 │ │ │ │ ldrtmi r2, [r1], -r0, lsl #5 │ │ │ │ andcc r6, ip, r8, lsl r8 │ │ │ │ - cdp 7, 0, cr15, cr0, cr2, {6} │ │ │ │ + cdp 7, 3, cr15, cr8, cr2, {6} │ │ │ │ andcs r6, r0, #684 @ 0x2ac │ │ │ │ @ instruction: 0xf883681b │ │ │ │ ldrb r2, [r8, -fp, lsl #1] │ │ │ │ ldmdane r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df6fa8 │ │ │ │ ldmdapl r4!, {r4, r6, fp, sp}^ │ │ │ │ - bvc 17878c <__read_chk@plt+0x1133b8> │ │ │ │ + bvc 17871c <__read_chk@plt+0x113348> │ │ │ │ @ instruction: 0xf0436822 │ │ │ │ andsvs r0, r1, r1, lsl #6 │ │ │ │ strb r7, [r9, -r3, lsl #4] │ │ │ │ ldmdacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, lr, r2, r8 @ │ │ │ │ strtle r0, [r8], #-1608 @ 0xfffff9b8 │ │ │ │ ldrdne pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe30f194 <__read_chk@plt+0xfe2a9dc0> │ │ │ │ + blvs fe30f124 <__read_chk@plt+0xfe2a9d50> │ │ │ │ @ instruction: 0xf0313907 │ │ │ │ @ instruction: 0xd1200102 │ │ │ │ smlalscs pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, r2 │ │ │ │ andle r2, r2, r0, lsr #18 │ │ │ │ svceq 0x000ef012 │ │ │ │ @ instruction: 0xf8d3d017 │ │ │ │ @@ -62594,15 +62566,15 @@ │ │ │ │ vmax.s8 q10, q0, q1 │ │ │ │ @ instruction: 0xf7fd4301 │ │ │ │ @ instruction: 0x4604fbd9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8178198 │ │ │ │ @ instruction: 0xb12b3c08 │ │ │ │ @ instruction: 0xf7c24640 │ │ │ │ - ldmdacs lr!, {r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdacs lr!, {r3, r4, r7, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbhi pc, [r5], #-576 @ 0xfffffdc0 @ │ │ │ │ ldmdbvs sl, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ ldrhtcc pc, [r0], r2 @ │ │ │ │ movwvc pc, #1059 @ 0x423 @ │ │ │ │ adcscc pc, r0, r2, lsr #17 │ │ │ │ stmiavs fp!, {r0, r3, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -62612,15 +62584,15 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ svcvs 0x00ab81f3 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df831e │ │ │ │ ldrbtmi r1, [r9], #-1768 @ 0xfffff918 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b d60550 <__read_chk@plt+0xcfb17c> │ │ │ │ + b 1b604e0 <__read_chk@plt+0x1afb10c> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf914f061 │ │ │ │ @ instruction: 0xf8dfe6ac │ │ │ │ @ instruction: 0xf50d26d0 │ │ │ │ @ instruction: 0xf8df51a0 │ │ │ │ @ instruction: 0x311c3698 │ │ │ │ @@ -62644,36 +62616,36 @@ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x81a2f000 │ │ │ │ ldrhtcc pc, [r0], r8 @ │ │ │ │ @ instruction: 0xf140079b │ │ │ │ svcvs 0x00ab82c2 │ │ │ │ ldmdavs lr, {r3, r4, r5, r9, sl, lr} │ │ │ │ andhi pc, r0, r6, asr #17 │ │ │ │ - bl fff605d0 <__read_chk@plt+0xffefb1fc> │ │ │ │ + ldc 7, cr15, [r2], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf63f287e │ │ │ │ addcs sl, r0, #1248 @ 0x4e0 │ │ │ │ @ instruction: 0xf1064639 │ │ │ │ strbt r0, [r7], ip │ │ │ │ @ instruction: 0xf7f94628 │ │ │ │ @ instruction: 0xe667fe91 │ │ │ │ teqlt fp, fp, ror #17 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0cc6958 │ │ │ │ stmdacs r0, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ bicshi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0x1634f8df │ │ │ │ @ instruction: 0xe7a14479 │ │ │ │ - blcs bcaac <__read_chk@plt+0x576d8> │ │ │ │ + blcs bca3c <__read_chk@plt+0x57668> │ │ │ │ @ instruction: 0x81a7f000 │ │ │ │ @ instruction: 0xf50d691a │ │ │ │ smlabbcs r0, r4, r7, r6 │ │ │ │ movwmi pc, #49831 @ 0xc2a7 @ │ │ │ │ - bge 1ba77c <__read_chk@plt+0x1553a8> │ │ │ │ + bge 1ba70c <__read_chk@plt+0x155338> │ │ │ │ ldrbcc pc, [r4, #2271]! @ 0x8df @ │ │ │ │ - blge 1f8aec <__read_chk@plt+0x193718> │ │ │ │ + blge 1f8a7c <__read_chk@plt+0x1936a8> │ │ │ │ @ instruction: 0xf5006820 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ stmiavs r0, {r7, r9}^ │ │ │ │ @ instruction: 0xf01b4240 │ │ │ │ stmdavs r3!, {r0, r2, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ orrslt r4, r3, r0, lsl #13 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -62687,37 +62659,37 @@ │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf1b820f4 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5a78162 │ │ │ │ vsubw.s32 q3, , d2 │ │ │ │ strbmi r4, [r0], -ip, lsl #4 │ │ │ │ ldmdavs r1, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - blx fed6af74 <__read_chk@plt+0xfed05ba0> │ │ │ │ + blx fed6af04 <__read_chk@plt+0xfed05b30> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0df009b │ │ │ │ stmdacs r0, {r0, r1, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ cmpphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ stmdavs r1!, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ ldmpl r3!, {r0, sl, sp}^ │ │ │ │ - bvc 57a7c0 <__read_chk@plt+0x5153ec> │ │ │ │ + bvc 57a750 <__read_chk@plt+0x51537c> │ │ │ │ andsvc r4, r3, #-1946157056 @ 0x8c000000 │ │ │ │ - blcs bcb48 <__read_chk@plt+0x57774> │ │ │ │ + blcs bcad8 <__read_chk@plt+0x57704> │ │ │ │ mrshi pc, (UNDEF: 78) @ │ │ │ │ vqshrn.s64 d6, q4, #25 │ │ │ │ stmdavs r3, {r2, r3, r8, r9, sl, lr} │ │ │ │ - bvc 177a88c <__read_chk@plt+0x17154b8> │ │ │ │ + bvc 177a81c <__read_chk@plt+0x1715448> │ │ │ │ @ instruction: 0xf57f06da │ │ │ │ svcvs 0x00abaddc │ │ │ │ ldmdavs fp, {r0, r9, sp} │ │ │ │ umullne pc, ip, r3, r8 @ │ │ │ │ @ instruction: 0xf3c1689b │ │ │ │ @ instruction: 0xf0ce0180 │ │ │ │ ldrb pc, [r0, #3547] @ 0xddb @ │ │ │ │ - blcs bcb78 <__read_chk@plt+0x577a4> │ │ │ │ + blcs bcb08 <__read_chk@plt+0x57734> │ │ │ │ stclge 4, cr15, [ip, #252] @ 0xfc │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ stmdacs r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ stclge 4, cr15, [r6, #252] @ 0xfc │ │ │ │ @ instruction: 0xff98f0cb │ │ │ │ @ instruction: 0xf77f1e06 │ │ │ │ strcs sl, [r0], #-3521 @ 0xfffff23f │ │ │ │ @@ -62729,19 +62701,19 @@ │ │ │ │ @ instruction: 0xff18f0cb │ │ │ │ ldrbeq r7, [fp], -r3, asr #16 │ │ │ │ adcsmi sp, r4, #1010827264 @ 0x3c400000 │ │ │ │ stcge 6, cr15, [lr, #764]! @ 0x2fc │ │ │ │ strne pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c24479 │ │ │ │ - movwcs lr, #2378 @ 0x94a │ │ │ │ + movwcs lr, #2434 @ 0x982 │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf03d9300 │ │ │ │ @ instruction: 0xf1a0fbdf │ │ │ │ - blx feda3a10 <__read_chk@plt+0xfed3e63c> │ │ │ │ + blx feda39a0 <__read_chk@plt+0xfed3e5cc> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ stmiavs fp!, {r0, r1, r3, r4, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xff68f0cb │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df8118 │ │ │ │ @@ -62772,20 +62744,20 @@ │ │ │ │ @ instruction: 0xf1b8809a │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8b480a1 │ │ │ │ @ instruction: 0x079830b0 │ │ │ │ addshi pc, r6, r0, asr #2 │ │ │ │ ldrtmi r6, [r8], -fp, lsr #31 │ │ │ │ eorsvs r6, r4, lr, lsl r8 │ │ │ │ - b fff607d0 <__read_chk@plt+0xffefb3fc> │ │ │ │ + bl d60760 <__read_chk@plt+0xcfb38c> │ │ │ │ @ instruction: 0xf63f287e │ │ │ │ addcs sl, r0, #4928 @ 0x1340 │ │ │ │ @ instruction: 0xf1064639 │ │ │ │ @ instruction: 0xf7c2000c │ │ │ │ - svcvs 0x00abebea │ │ │ │ + svcvs 0x00abec22 │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ addcs pc, fp, r3, lsl #17 │ │ │ │ stmiavs fp!, {r6, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs fp, {r1, r2, r7, pc} │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xff0cf0cb │ │ │ │ @@ -62795,30 +62767,30 @@ │ │ │ │ ldmvs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r8, ip, sp, pc} │ │ │ │ strvs pc, [r3, sp, lsl #10] │ │ │ │ ldrtmi r9, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7fc2381 │ │ │ │ @ instruction: 0x4604fe53 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blmi fff42f88 <__read_chk@plt+0xffeddbb4> │ │ │ │ + blmi fff42f18 <__read_chk@plt+0xffeddb44> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #130 @ 0x82 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ svcvs 0x00a8e517 │ │ │ │ mcr2 7, 1, pc, cr12, cr13, {7} @ │ │ │ │ ldmpl r3!, {r1, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf08220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ str r2, [fp, #-244]! @ 0xffffff0c │ │ │ │ @ instruction: 0xf50d4af7 │ │ │ │ - blmi ffa36fe0 <__read_chk@plt+0xff9d1c0c> │ │ │ │ + blmi ffa36f70 <__read_chk@plt+0xff9d1b9c> │ │ │ │ ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, sl, #64 @ 0x40 │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ andlt r5, r1, r1, lsr #27 │ │ │ │ @@ -62834,33 +62806,33 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0cb6958 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, r5, r0, asr #32 │ │ │ │ @ instruction: 0xac0649e3 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c24479 │ │ │ │ - vtst.8 q15, q0, q12 │ │ │ │ + vtst.8 d30, d16, d16 │ │ │ │ @ instruction: 0x460132ff │ │ │ │ @ instruction: 0xf7c24620 │ │ │ │ - andcs lr, r0, #116736 @ 0x1c800 │ │ │ │ + andcs lr, r0, #174080 @ 0x2a800 │ │ │ │ mvnscs pc, #132, 16 @ 0x840000 │ │ │ │ andcs r4, r3, #36700160 @ 0x2300000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xff50f060 │ │ │ │ strbmi lr, [sl], -r8, ror #9 │ │ │ │ @ instruction: 0xf0a94649 │ │ │ │ @ instruction: 0xe760f833 │ │ │ │ @ instruction: 0xf0b14638 │ │ │ │ stmdacs r0, {r0, r1, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0064f47f │ │ │ │ strcs r4, [r0], #-3013 @ 0xfffff43b │ │ │ │ ldmibmi r2, {r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7c22000 │ │ │ │ - andcs lr, r4, #84, 16 @ 0x540000 │ │ │ │ + andcs lr, r4, #140, 16 @ 0x8c0000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0602005 │ │ │ │ strb pc, [sp], #3893 @ 0xf35 @ │ │ │ │ ldrbtmi r4, [r9], #-2508 @ 0xfffff634 │ │ │ │ stmibmi ip, {r1, r4, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7ee4479 │ │ │ │ ldrbtmi r4, [r9], #-2507 @ 0xfffff635 │ │ │ │ @@ -62892,28 +62864,28 @@ │ │ │ │ subsmi r6, r1, r2, lsl #16 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ subhi pc, sl, #64 @ 0x40 │ │ │ │ ldrdcs lr, [r3, -r3] │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ andlt r5, r1, r1, lsr #27 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - blt fe560a8c <__read_chk@plt+0xfe4fb6b8> │ │ │ │ + blt fe560a1c <__read_chk@plt+0xfe4fb648> │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ - blx 155edea <__read_chk@plt+0x14f9a16> │ │ │ │ + blx 155ed7a <__read_chk@plt+0x14f99a6> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x81b4f000 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ ldrhtcc pc, [r0], r0 @ │ │ │ │ @ instruction: 0x7600f413 │ │ │ │ orrshi pc, r1, r0 │ │ │ │ vld2.32 {d4,d6}, [r3 :128], r3 │ │ │ │ andcs r7, r5, #0, 6 │ │ │ │ adcscc pc, r0, r0, lsr #17 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - svc 0x00e8f7c1 │ │ │ │ + stmda r0!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ cdp2 0, 12, cr15, cr10, cr0, {3} │ │ │ │ ldmdbvs r3, {r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ andcs r6, r0, r9, lsr #31 │ │ │ │ movwvc r6, #34825 @ 0x8809 │ │ │ │ ldmdavs fp, {r0, r1, r3, sp, lr} │ │ │ │ @@ -62924,109 +62896,109 @@ │ │ │ │ @ instruction: 0xf8b3691b │ │ │ │ ldreq r3, [r9, #176] @ 0xb0 │ │ │ │ stmdavc r3, {r0, r1, r8, sl, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf57f065a │ │ │ │ stmdbvs r4, {r0, r1, r2, r5, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strtmi r8, [r0], -pc, asr #3 │ │ │ │ - stmib sl, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 1609c0 <__read_chk@plt+0xfb5ec> │ │ │ │ @ instruction: 0xf63f287e │ │ │ │ svcvs 0x00abac1d │ │ │ │ strtmi r2, [r1], -r0, lsl #5 │ │ │ │ andcc r6, ip, r8, lsl r8 │ │ │ │ stmiavs fp!, {r0, r2, r3, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andeq lr, r3, #3457024 @ 0x34c000 │ │ │ │ ldmdbvs r9, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ ldc2l 0, cr15, [r4, #-812]! @ 0xfffffcd4 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ movhi pc, r0 │ │ │ │ @ instruction: 0xf0037843 │ │ │ │ - blcs 123764 <__read_chk@plt+0xbe390> │ │ │ │ + blcs 1236f4 <__read_chk@plt+0xbe320> │ │ │ │ msrhi SPSR_fsxc, r0 │ │ │ │ @ instruction: 0xf50d68ea │ │ │ │ @ instruction: 0xf1a76784 │ │ │ │ strtcc r0, [r8], -r8, lsl #16 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldmdbvs r1, {r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0b04632 │ │ │ │ @ instruction: 0x2100feb7 │ │ │ │ strmi r2, [r8], -r1, lsl #4 │ │ │ │ - cdp2 7, 6, cr15, cr10, cr1, {7} │ │ │ │ + cdp2 7, 6, cr15, cr8, cr1, {7} │ │ │ │ strmi sl, [r5], -r8, lsl #24 │ │ │ │ @ instruction: 0xf04f4640 │ │ │ │ @ instruction: 0xf1a40800 │ │ │ │ @ instruction: 0x46420310 │ │ │ │ smlatbeq ip, r4, r1, pc @ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ mcrr2 0, 12, pc, r6, cr13 @ │ │ │ │ stmdacs r0, {r0, r2, r9, sp} │ │ │ │ cmpphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ strbmi r4, [r0], -sp, ror #18 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - @ instruction: 0xf5a7ef80 │ │ │ │ + @ instruction: 0xf5a7efb8 │ │ │ │ ldmdavs fp, {r1, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ - bmi 1b031ec <__read_chk@plt+0x1a9de18> │ │ │ │ + bmi 1b0317c <__read_chk@plt+0x1a9dda8> │ │ │ │ @ instruction: 0xf2a7447a │ │ │ │ movwls r4, #5900 @ 0x170c │ │ │ │ stccc 0, cr9, [r8], {-0} │ │ │ │ vst1.8 {d25-d28}, [pc], r2 │ │ │ │ ldmdavs sl!, {r7, r8, r9, sp, lr} │ │ │ │ andls r4, r3, #26214400 @ 0x1900000 │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ - ldmdb ip!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ @ instruction: 0xf04faef7 │ │ │ │ @ instruction: 0xf7e130ff │ │ │ │ - ldrbt pc, [r1], pc, ror #31 @ │ │ │ │ + ldrbt pc, [r1], sp, ror #31 @ │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ stc2 0, cr15, [lr, #812] @ 0x32c │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdbmi sl, {r0, r1, r2, r3, r4, r5, r7, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - blmi 115c084 <__read_chk@plt+0x10f6cb0> │ │ │ │ + blmi 115c014 <__read_chk@plt+0x10f6c40> │ │ │ │ ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ ldmdavs r0!, {r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf936f7fe │ │ │ │ @ instruction: 0x46046833 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #130 @ 0x82 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ ldrhtcc pc, [r0], r0 @ │ │ │ │ @ instruction: 0xf100059e │ │ │ │ stccs 1, cr8, [r1], {37} @ 0x25 │ │ │ │ - blge fefdfe34 <__read_chk@plt+0xfef7aa60> │ │ │ │ + blge fefdfdc4 <__read_chk@plt+0xfef7a9f0> │ │ │ │ ldmdbvs sl, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0x4638e41a │ │ │ │ @ instruction: 0xff5cf0b0 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe6d3ad38 │ │ │ │ ldmpl r4!, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ - bllt ff620c50 <__read_chk@plt+0xff5bb87c> │ │ │ │ + bllt ff620be0 <__read_chk@plt+0xff5bb80c> │ │ │ │ @ instruction: 0xf0b04638 │ │ │ │ cmpplt r0, r1, asr pc @ p-variant is OBSOLETE │ │ │ │ ldrtmi r6, [r8], -sl, lsr #31 │ │ │ │ ldmdavs r4, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ eorvs r6, r3, fp, lsl r9 │ │ │ │ - stmdb r8!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r0!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ vtst.8 q9, q0, q15 │ │ │ │ strcs r8, [r1], #-307 @ 0xfffffecd │ │ │ │ stmiavs sl!, {r0, r2, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ subsvs r6, ip, r4, lsl r9 │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ stc2l 0, cr15, [r6, #-812] @ 0xfffffcd4 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ mrc2 0, 5, pc, cr12, cr5, {1} │ │ │ │ - bllt 4b44a0 <__read_chk@plt+0x44f0cc> │ │ │ │ + bllt 4b4430 <__read_chk@plt+0x44f05c> │ │ │ │ vmla.i8 q11, q8, q13 │ │ │ │ - blmi deecd0 <__read_chk@plt+0xd898fc> │ │ │ │ + blmi deec60 <__read_chk@plt+0xd8988c> │ │ │ │ ldrbtmi r6, [fp], #-2129 @ 0xfffff7af │ │ │ │ - blmi dbbbcc <__read_chk@plt+0xd567f8> │ │ │ │ + blmi dbbb5c <__read_chk@plt+0xd56788> │ │ │ │ strvs r4, [fp], #-1147 @ 0xfffffb85 │ │ │ │ biccs pc, pc, #64, 4 │ │ │ │ subcc pc, r4, r1, lsr #17 │ │ │ │ strvs r2, [fp], #883 @ 0x373 │ │ │ │ mlacc r0, r5, r8, pc @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r0, r5, lsl #17 │ │ │ │ @@ -63035,61 +63007,61 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf8a120f4 │ │ │ │ stmdbmi r7!, {r7} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - andcs lr, r1, #3680 @ 0xe60 │ │ │ │ + andcs lr, r1, #30, 30 @ 0x78 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0602004 │ │ │ │ @ instruction: 0xf7fffdc7 │ │ │ │ svclt 0x0000bb3c │ │ │ │ - eorseq ip, r7, r6, asr r6 │ │ │ │ + eorseq ip, r7, r6, asr #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r7, r4, asr #12 │ │ │ │ - eorseq ip, r7, ip, lsl #10 │ │ │ │ - @ instruction: 0x001b39f8 │ │ │ │ + ldrhteq ip, [r7], -r4 │ │ │ │ + eorseq ip, r7, ip, ror r5 │ │ │ │ + andseq r3, fp, ip, lsl #18 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - eorseq ip, r7, sl, lsl r3 │ │ │ │ + eorseq ip, r7, sl, lsl #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ - @ instruction: 0x001b34f2 │ │ │ │ - eorseq ip, r7, r0, lsr #4 │ │ │ │ - andseq r3, fp, r8, ror #11 │ │ │ │ - andseq r8, sl, r8, asr r1 │ │ │ │ - andseq r3, fp, r2, lsr #6 │ │ │ │ - eorseq fp, r7, r2, lsr #30 │ │ │ │ - andseq r3, fp, r4, lsr #4 │ │ │ │ - @ instruction: 0x001b33b8 │ │ │ │ - @ instruction: 0x001b27f0 │ │ │ │ - andseq r3, fp, r2, lsr r1 │ │ │ │ - andseq r3, fp, r0, ror r1 │ │ │ │ - andseq r3, fp, sl, lsl #4 │ │ │ │ - eorseq fp, r7, r4, lsl #28 │ │ │ │ - andseq r3, fp, r8, lsl #3 │ │ │ │ - andseq r3, fp, r8, ror r1 │ │ │ │ - andseq r5, sp, r8, asr #15 │ │ │ │ - andseq r2, fp, r2, ror #31 │ │ │ │ + andseq r3, fp, r6, lsl #8 │ │ │ │ + mlaseq r7, r0, r2, ip │ │ │ │ + @ instruction: 0x001b34fc │ │ │ │ + andseq r8, sl, r0, lsr #1 │ │ │ │ + andseq r3, fp, r6, lsr r2 │ │ │ │ + mlaseq r7, r2, pc, fp @ │ │ │ │ + andseq r3, fp, r8, lsr r1 │ │ │ │ + andseq r3, fp, ip, asr #5 │ │ │ │ + andseq r2, fp, r4, lsl #14 │ │ │ │ + andseq r3, fp, r6, asr #32 │ │ │ │ + andseq r3, fp, r4, lsl #1 │ │ │ │ + andseq r3, fp, lr, lsl r1 │ │ │ │ + eorseq fp, r7, r4, ror lr │ │ │ │ + mulseq fp, ip, r0 │ │ │ │ + andseq r3, fp, ip, lsl #1 │ │ │ │ + @ instruction: 0x001d56dc │ │ │ │ + @ instruction: 0x001b2ef6 │ │ │ │ andeq r0, r0, ip, lsr #17 │ │ │ │ - mlaseq r0, lr, r3, r4 │ │ │ │ - andseq r2, fp, r4, lsl #29 │ │ │ │ - andseq r1, fp, r4, lsr #22 │ │ │ │ + eorseq r4, r0, r2, lsr #5 │ │ │ │ + mulseq fp, r8, sp │ │ │ │ + andseq r1, fp, r8, lsr sl │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ stc2l 0, cr15, [r8], {203} @ 0xcb │ │ │ │ vsub.i8 d18, d0, d1 │ │ │ │ svcvs 0x00ab8099 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ stmiavs fp!, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldmvs lr, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ vmull.p8 q1, d0, d0 │ │ │ │ - bmi 20830c0 <__read_chk@plt+0x201dcec> │ │ │ │ + bmi 2083050 <__read_chk@plt+0x201dc7c> │ │ │ │ lslpl pc, sp, #10 @ │ │ │ │ tstcc ip, lr, ror fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ stmiavs fp!, {r0, r3, r4, r5, r7, pc}^ │ │ │ │ @@ -63104,74 +63076,74 @@ │ │ │ │ ldrmi sl, [r0], -sp, asr #22 │ │ │ │ @ instruction: 0xf9baf0ce │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffaf29 │ │ │ │ stmdbmi sp!, {r2, r3, r4, r5, r8, r9, fp, ip, sp, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - @ instruction: 0x4603ee5c │ │ │ │ + @ instruction: 0x4603ee94 │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ ldc2l 1, cr15, [sl], #-164 @ 0xffffff5c │ │ │ │ andcs r4, r3, #36700160 @ 0x2300000 │ │ │ │ andls r4, r0, r1, lsr r6 │ │ │ │ @ instruction: 0xf11f2004 │ │ │ │ stmiavs sl!, {r0, r2, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8b36913 │ │ │ │ vst4.32 {d17-d20}, [r1 :256], r0 │ │ │ │ @ instruction: 0xf8a37100 │ │ │ │ @ instruction: 0xe66510b0 │ │ │ │ andcs r4, r5, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - andcs lr, r3, #1056 @ 0x420 │ │ │ │ + andcs lr, r3, #1952 @ 0x7a0 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0602004 │ │ │ │ @ instruction: 0xf7fffd23 │ │ │ │ ldmdbmi fp, {r0, r1, r3, r4, r5, r7, r9, fp, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3078 @ 0xfffff3fa │ │ │ │ @ instruction: 0xf7c13628 │ │ │ │ - @ instruction: 0xf44fee32 │ │ │ │ + @ instruction: 0xf44fee6a │ │ │ │ stmib sp, {r7, r8, r9, sp, lr}^ │ │ │ │ andcs r0, r1, #0, 12 │ │ │ │ @ instruction: 0x46204619 │ │ │ │ - ldmda ip!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r4!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi r3, {r3, r4, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r3, [r9], #-3080 @ 0xfffff3f8 │ │ │ │ - cdp 7, 2, cr15, cr2, cr1, {6} │ │ │ │ + cdp 7, 5, cr15, cr10, cr1, {6} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7c24620 │ │ │ │ - strt lr, [pc], lr, lsr #16 │ │ │ │ + strt lr, [pc], r6, ror #16 │ │ │ │ @ instruction: 0xf96af0ce │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldrb sl, [r4], lr, ror #21 │ │ │ │ strteq pc, [r8], -r0, lsl #2 │ │ │ │ - bllt 120e8c <__read_chk@plt+0xbbab8> │ │ │ │ + bllt 120e1c <__read_chk@plt+0xbba48> │ │ │ │ @ instruction: 0xac064947 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 0, cr15, cr8, cr1, {6} │ │ │ │ + cdp 7, 4, cr15, cr0, cr1, {6} │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - stmdb r2, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb sl!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnsvs pc, #132, 16 @ 0x840000 │ │ │ │ svcvs 0x00abe590 │ │ │ │ strbmi r2, [r1], -r0, lsl #5 │ │ │ │ - blt ffe60eb4 <__read_chk@plt+0xffdfbae0> │ │ │ │ + blt ffe60e44 <__read_chk@plt+0xffdfba70> │ │ │ │ ldrbtmi r4, [r9], #-2366 @ 0xfffff6c2 │ │ │ │ - bllt ff0e0ebc <__read_chk@plt+0xff07bae8> │ │ │ │ + bllt ff0e0e4c <__read_chk@plt+0xff07ba78> │ │ │ │ strteq pc, [r8], #-256 @ 0xffffff00 │ │ │ │ - @ instruction: 0xf7c14620 │ │ │ │ - ldmdacs lr!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ - bge 13e07cc <__read_chk@plt+0x137b3f8> │ │ │ │ - bmi f1c788 <__read_chk@plt+0xeb73b4> │ │ │ │ + @ instruction: 0xf7c24620 │ │ │ │ + ldmdacs lr!, {r1, r4, r5, fp, sp, lr, pc}^ │ │ │ │ + bge 13e075c <__read_chk@plt+0x137b388> │ │ │ │ + bmi f1c718 <__read_chk@plt+0xeb7344> │ │ │ │ @ instruction: 0xe672447a │ │ │ │ ldrtmi r2, [r9], -r0, lsl #5 │ │ │ │ andeq pc, ip, r4, lsl #2 │ │ │ │ - stmia r4!, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb ip, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r6, r0, #684 @ 0x2ac │ │ │ │ @ instruction: 0xf883681b │ │ │ │ strb r2, [r0], fp, lsl #1 │ │ │ │ eorne lr, pc, #3457024 @ 0x34c000 │ │ │ │ @ instruction: 0xf1304618 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @@ -63180,67 +63152,67 @@ │ │ │ │ andsvs r5, r9, r1, ror r8 │ │ │ │ smlalseq pc, lr, r2, r8 @ │ │ │ │ addeq pc, r0, r0, lsr #32 │ │ │ │ rscseq pc, lr, r2, lsl #17 │ │ │ │ smlalseq pc, r4, r2, r8 @ │ │ │ │ eoreq pc, r0, r0, asr #32 │ │ │ │ rscseq pc, r4, r2, lsl #17 │ │ │ │ - bllt 3e0f24 <__read_chk@plt+0x37bb50> │ │ │ │ - stcl 7, cr15, [r8, #-772] @ 0xfffffcfc │ │ │ │ + bllt 3e0eb4 <__read_chk@plt+0x37bae0> │ │ │ │ + stc 7, cr15, [r0, #772] @ 0x304 │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blx ffc5f262 <__read_chk@plt+0xffbf9e8e> │ │ │ │ + blx ffc5f1f2 <__read_chk@plt+0xffbf9e1e> │ │ │ │ @ instruction: 0xf77f42b0 │ │ │ │ svcvs 0x00a9af30 │ │ │ │ stmiavs fp!, {r1, r5, fp, sp, lr}^ │ │ │ │ ldmdbvs r1, {r1, r2, r3, fp, sp, lr}^ │ │ │ │ @ instruction: 0x360c68d8 │ │ │ │ - blx 1d5f27a <__read_chk@plt+0x1cf9ea6> │ │ │ │ + blx 1d5f20a <__read_chk@plt+0x1cf9e36> │ │ │ │ stmdavs r2!, {r5, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmdbvs r1, {r0, r1, r3, r5, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cb68d8 │ │ │ │ stmiavs sl!, {r0, r1, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldmvs r0, {r0, r1, r8, fp, sp, lr}^ │ │ │ │ ldmdbvs r1, {r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0cbb19b │ │ │ │ stmdbvs r1, {r0, r1, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r0, lsl #5 │ │ │ │ - ldm ip, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #684 @ 0x2ac │ │ │ │ @ instruction: 0xf883681b │ │ │ │ str r2, [ip, -fp, lsl #1] │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0xe728aa77 │ │ │ │ ldrbtmi r4, [r9], #-2317 @ 0xfffff6f3 │ │ │ │ @ instruction: 0xf0cbe7ee │ │ │ │ @ instruction: 0xf100fb4f │ │ │ │ strb r0, [r9, r8, lsr #2]! │ │ │ │ - eorseq fp, r7, r0, ror #21 │ │ │ │ + eorseq fp, r7, r0, asr fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mulseq fp, r0, lr │ │ │ │ - mulseq fp, ip, lr │ │ │ │ - andseq r2, fp, sl, asr #29 │ │ │ │ - andseq r2, fp, r6, ror #29 │ │ │ │ - andseq r2, fp, r2, ror #28 │ │ │ │ - andseq r2, fp, lr, lsr sp │ │ │ │ - eorseq r8, r0, ip, ror #20 │ │ │ │ + andseq r2, fp, r4, lsr #27 │ │ │ │ + @ instruction: 0x001b2db0 │ │ │ │ + @ instruction: 0x001b2dde │ │ │ │ + @ instruction: 0x001b2dfa │ │ │ │ + andseq r2, fp, r6, ror sp │ │ │ │ + andseq r2, fp, r2, asr ip │ │ │ │ + eorseq r8, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - ldrhteq r8, [r0], -r6 │ │ │ │ + ldrhteq r8, [r0], -sl │ │ │ │ strmi r6, [r2], -r3, lsl #31 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, fp, lr} │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi 24f4e0 <__read_chk@plt+0x1ea10c> │ │ │ │ + blmi 24f470 <__read_chk@plt+0x1ea09c> │ │ │ │ sbcscs pc, r1, r0, asr #4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ ldrdne pc, [r0], #131 @ 0x83 │ │ │ │ ldmdblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdalt r8!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq fp, [r7], -r8 │ │ │ │ + eorseq fp, r7, r8, lsr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfa1f8 <__read_chk@plt+0xfeb94e24> │ │ │ │ + bl febfa188 <__read_chk@plt+0xfeb94db4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strcs r0, [r0], #-4080 @ 0xfffff010 │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ @ instruction: 0xf0cbe008 │ │ │ │ @ instruction: 0xf100fb13 │ │ │ │ ldrtmi r0, [r0], -r8, lsr #2 │ │ │ │ @ instruction: 0xf13b3401 │ │ │ │ @@ -63261,32 +63233,32 @@ │ │ │ │ ldclvs 4, cr4, [r5, #504]! @ 0x1f8 │ │ │ │ andcs fp, r0, r5, ror #2 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ stmdbmi r8!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ andlt r4, r3, r9, ror r4 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - ldclt 7, cr15, [lr, #-772] @ 0xfffffcfc │ │ │ │ + ldcllt 7, cr15, [r6, #-772] @ 0xfffffcfc │ │ │ │ andcs r4, r5, #36, 18 @ 0x90000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - ldc 7, cr15, [sl, #-772] @ 0xfffffcfc │ │ │ │ + ldcl 7, cr15, [r2, #-772] @ 0xfffffcfc │ │ │ │ strtmi r2, [r9], -r1, lsl #4 │ │ │ │ - blx ffb61006 <__read_chk@plt+0xffafbc32> │ │ │ │ + blx ffae0f96 <__read_chk@plt+0xffa7bbc2> │ │ │ │ stmdavs r0!, {r0, r1, r2, r9, sl, lr} │ │ │ │ - svc 0x001af7c1 │ │ │ │ + svc 0x0052f7c1 │ │ │ │ ldmdbeq r5, {r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r8], -r0, lsl #13 │ │ │ │ - @ instruction: 0xff4af146 │ │ │ │ + cdp2 1, 15, cr15, cr2, cr6, {2} │ │ │ │ strmi r6, [r4], -r3, lsr #16 │ │ │ │ strtmi r9, [r0], #769 @ 0x301 │ │ │ │ andcs r4, r1, #25600 @ 0x6400 │ │ │ │ ldrbtmi r4, [fp], #-1609 @ 0xfffff9b7 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7c133ff │ │ │ │ - qadd16mi lr, r0, r4 │ │ │ │ + strtmi lr, [r0], -ip, asr #30 │ │ │ │ @ instruction: 0xf8884629 │ │ │ │ @ instruction: 0xf0b15014 │ │ │ │ @ instruction: 0xf8b0f993 │ │ │ │ stmdavs r4, {r4, r5, r7, ip, sp} │ │ │ │ @ instruction: 0xf0434601 │ │ │ │ @ instruction: 0xf8a00220 │ │ │ │ vshr.u64 d18, d16, #61 │ │ │ │ @@ -63296,199 +63268,199 @@ │ │ │ │ rsbvc r0, r0, #16 │ │ │ │ sbcpl pc, r4, r1, asr #17 │ │ │ │ andls r4, r0, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf0cc462a │ │ │ │ svccs 0x0000fc23 │ │ │ │ @ instruction: 0xf04fd0b1 │ │ │ │ @ instruction: 0xf7e130ff │ │ │ │ - str pc, [ip, r9, ror #26]! │ │ │ │ - eorseq sl, sp, r8, lsl r1 │ │ │ │ - andseq r2, fp, r0, asr sp │ │ │ │ - andseq r2, fp, r6, ror sp │ │ │ │ - andseq r2, fp, lr, ror #26 │ │ │ │ + str pc, [ip, r7, ror #26]! │ │ │ │ + eorseq sl, sp, r8, lsl #3 │ │ │ │ + andseq r2, fp, r4, ror #24 │ │ │ │ + andseq r2, fp, sl, lsl #25 │ │ │ │ + andseq r2, fp, r2, lsl #25 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfa310 <__read_chk@plt+0xfeb94f3c> │ │ │ │ + bl febfa2a0 <__read_chk@plt+0xfeb94ecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6], #-928 @ 0xfffffc60 │ │ │ │ stmdbmi r6!, {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ - bmi a35db8 <__read_chk@plt+0x9d09e4> │ │ │ │ + bmi a35d48 <__read_chk@plt+0x9d0974> │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r1, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r0!, {r1, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xffacf05f │ │ │ │ mrc2 0, 6, pc, cr2, cr15, {2} │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ - cdp2 1, 15, cr15, cr2, cr6, {2} │ │ │ │ + cdp2 1, 9, cr15, cr10, cr6, {2} │ │ │ │ @ instruction: 0x46046833 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xff6cf7ff │ │ │ │ vldrmi d11, [r9, #-64] @ 0xffffffc0 │ │ │ │ ldmdavs r0!, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [sp], #-1641 @ 0xfffff997 │ │ │ │ movwls r6, #3563 @ 0xdeb │ │ │ │ - blx 196114e <__read_chk@plt+0x18fbd7a> │ │ │ │ + blx 19610de <__read_chk@plt+0x18fbd0a> │ │ │ │ strcs fp, [r0], #-2440 @ 0xfffff678 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - stc2 7, cr15, [r8, #-900]! @ 0xfffffc7c │ │ │ │ - blmi 4359c4 <__read_chk@plt+0x3d05f0> │ │ │ │ + stc2 7, cr15, [r6, #-900]! @ 0xfffffc7c │ │ │ │ + blmi 435954 <__read_chk@plt+0x3d0580> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fd1ec <__read_chk@plt+0x97e18> │ │ │ │ + blls fd17c <__read_chk@plt+0x97da8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_hyp │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ - blls d2754 <__read_chk@plt+0x6d380> │ │ │ │ + blls d26e4 <__read_chk@plt+0x6d310> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7e165eb │ │ │ │ - @ instruction: 0xe7ebfd15 │ │ │ │ + @ instruction: 0xe7ebfd13 │ │ │ │ rscle r2, r4, r0, lsl #26 │ │ │ │ - @ instruction: 0xf88ef160 │ │ │ │ + @ instruction: 0xf836f160 │ │ │ │ strb r6, [r0, r8, lsr #32]! │ │ │ │ - stc 7, cr15, [r6], {193} @ 0xc1 │ │ │ │ - eorseq fp, r7, r6, ror #14 │ │ │ │ + ldc 7, cr15, [lr], #-772 @ 0xfffffcfc │ │ │ │ + ldrsbteq fp, [r7], -r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r7, r0, ror #14 │ │ │ │ + ldrsbteq fp, [r7], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sl, sp, r2 │ │ │ │ - eorseq fp, r7, r8, lsl #14 │ │ │ │ + eorseq sl, sp, r2, ror r0 │ │ │ │ + eorseq fp, r7, r8, ror r7 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff6e1508 <__read_chk@plt+0xff67c134> │ │ │ │ + bleq ff6e1498 <__read_chk@plt+0xff67c0c4> │ │ │ │ strmi r4, [r1], -lr, lsl #12 │ │ │ │ @ instruction: 0x46174835 │ │ │ │ @ instruction: 0xf5ad4a35 │ │ │ │ ldrbtmi r6, [r8], #-3458 @ 0xfffff27e │ │ │ │ ldrbtmi r4, [fp], #-2868 @ 0xfffff4cc │ │ │ │ ldmdavs r2, {r1, r7, fp, ip, lr} │ │ │ │ strcs pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ suble r2, r0, r0, lsl #18 │ │ │ │ - bcs c1228 <__read_chk@plt+0x5be54> │ │ │ │ - bmi c972f8 <__read_chk@plt+0xc31f24> │ │ │ │ + bcs c11b8 <__read_chk@plt+0x5bde4> │ │ │ │ + bmi c97288 <__read_chk@plt+0xc31eb4> │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8c868dc │ │ │ │ @ instruction: 0xb3a44000 │ │ │ │ and r2, r4, r0, lsl #10 │ │ │ │ ldrdmi pc, [r4], #132 @ 0x84 │ │ │ │ cmnlt r4, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0xf8b446a4 │ │ │ │ @ instruction: 0x075b30b0 │ │ │ │ strdlt sp, [sp, -r6] │ │ │ │ andgt pc, r0, r8, asr #17 │ │ │ │ vadd.f32 d26, d0, d2 │ │ │ │ strtmi r4, [r8], -r1, lsl #4 │ │ │ │ - svc 0x0038f7c1 │ │ │ │ + svc 0x0070f7c1 │ │ │ │ strtmi r4, [r9], -r0, lsr #12 │ │ │ │ vmax.s8 q10, q0, │ │ │ │ @ instruction: 0xf04f4201 │ │ │ │ strbtmi r0, [ip], -r0, lsl #24 │ │ │ │ strgt pc, [r0], #-2181 @ 0xfffff77b │ │ │ │ - blx feddf58c <__read_chk@plt+0xfed7a1b8> │ │ │ │ + blx feddf51c <__read_chk@plt+0xfed7a148> │ │ │ │ stmdbls r0, {r7, r8, fp, ip, sp, pc} │ │ │ │ - bllt 28f7c0 <__read_chk@plt+0x22a3ec> │ │ │ │ - @ instruction: 0xf1604628 │ │ │ │ - stmdavs r3!, {r0, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ + bllt 28f750 <__read_chk@plt+0x22a37c> │ │ │ │ + @ instruction: 0xf15f4628 │ │ │ │ + stmdavs r3!, {r0, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmplt r3, r0, lsr r0 │ │ │ │ svclt 0x00142b01 │ │ │ │ andcs r2, r2, r1 │ │ │ │ andcs lr, r7, r6 │ │ │ │ - stc2 1, cr15, [r8], #272 @ 0x110 │ │ │ │ - blcs bd308 <__read_chk@plt+0x57f34> │ │ │ │ + mrrc2 1, 4, pc, r0, cr4 @ │ │ │ │ + blcs bd298 <__read_chk@plt+0x57ec4> │ │ │ │ andcs sp, r0, lr, ror #3 │ │ │ │ - blmi 3f5ac4 <__read_chk@plt+0x3906f0> │ │ │ │ + blmi 3f5a54 <__read_chk@plt+0x390680> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd10b │ │ │ │ pop {r1, r7, r8, sl, fp, sp, lr} │ │ │ │ - blmi 343a60 <__read_chk@plt+0x2de68c> │ │ │ │ + blmi 3439f0 <__read_chk@plt+0x2de61c> │ │ │ │ andcs r4, r1, #64, 12 @ 0x4000000 │ │ │ │ ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ - blx 11df312 <__read_chk@plt+0x1179f3e> │ │ │ │ + blx 11df2a2 <__read_chk@plt+0x1179ece> │ │ │ │ @ instruction: 0xf7c1e7e4 │ │ │ │ - svclt 0x0000eb86 │ │ │ │ - mlaseq r7, lr, r6, fp │ │ │ │ + svclt 0x0000ebbe │ │ │ │ + eorseq fp, r7, lr, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, sl, r6, fp │ │ │ │ + eorseq fp, r7, sl, lsl #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq fp, r7, r0, lsl #12 │ │ │ │ + eorseq fp, r7, r0, ror r6 │ │ │ │ @ instruction: 0xffff823b │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febfa4d4 <__read_chk@plt+0xfeb95100> │ │ │ │ + bl febfa464 <__read_chk@plt+0xfeb95090> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {240} @ 0xf0 │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ ldrbeq r7, [sl, r3, lsr #16] │ │ │ │ stmiavs r3!, {r0, r1, r3, r4, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xb1bb4618 │ │ │ │ ldmdavs r0, {r1, r5, r6, fp, sp, lr} │ │ │ │ ldmdavc r8, {r5, r7, r8, ip, sp, pc} │ │ │ │ eorvc r1, r8, r9, asr ip │ │ │ │ ldmdblt r0!, {r0, r5, r7, sp, lr}^ │ │ │ │ ldcne 8, cr6, [r3, #-324] @ 0xfffffebc │ │ │ │ smlabtcc r1, r4, r9, lr │ │ │ │ stmdavc fp, {r0, r3, r8, ip, sp, pc} │ │ │ │ - blmi 3d1918 <__read_chk@plt+0x36c544> │ │ │ │ + blmi 3d18a8 <__read_chk@plt+0x36c4d4> │ │ │ │ eorvc r2, sl, sp, lsl #4 │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ andcs r7, r1, sl, lsl r0 │ │ │ │ andcs fp, sl, #56, 26 @ 0xe00 │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ andcs r7, r1, r2 │ │ │ │ ldrb r7, [r7, r3, lsr #32]! │ │ │ │ @ instruction: 0xf7c12205 │ │ │ │ - strhtvs lr, [r0], lr │ │ │ │ + strdvs lr, [r0], r6 @ │ │ │ │ svclt 0x0000e7e9 │ │ │ │ - eorseq r9, sp, sl, ror #29 │ │ │ │ - ldrhteq r9, [sp], -r8 │ │ │ │ + eorseq r9, sp, sl, asr pc │ │ │ │ + eorseq r9, sp, r8, lsr #30 │ │ │ │ svcvc 0x003af5b0 │ │ │ │ andcs sp, r1, r1, lsl #2 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ - blx 9612da <__read_chk@plt+0x8fbf06> │ │ │ │ + blx 8e126a <__read_chk@plt+0x87be96> │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ - andseq r2, fp, lr, lsr #23 │ │ │ │ + andseq r2, fp, r2, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl febfa570 <__read_chk@plt+0xfeb9519c> │ │ │ │ + bl febfa500 <__read_chk@plt+0xfeb9512c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r8] │ │ │ │ mrc2 0, 5, pc, cr4, cr1, {0} │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ sbclt r4, r3, fp, lsr r8 │ │ │ │ ldrbtmi r4, [r8], #-2363 @ 0xfffff6c5 │ │ │ │ - bmi fb6088 <__read_chk@plt+0xf50cb4> │ │ │ │ + bmi fb6018 <__read_chk@plt+0xf50c44> │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r0, sp} │ │ │ │ @ instruction: 0xf04f9141 │ │ │ │ @ instruction: 0xf8530100 │ │ │ │ @ instruction: 0xf8daa002 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp} │ │ │ │ - bne ff2fd72c <__read_chk@plt+0xff298358> │ │ │ │ + bne ff2fd6bc <__read_chk@plt+0xff2982e8> │ │ │ │ @ instruction: 0xf1443901 │ │ │ │ - @ instruction: 0xf8dafbcd │ │ │ │ + @ instruction: 0xf8dafb75 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r3, {r7, r9, sp} │ │ │ │ - bne fe77d720 <__read_chk@plt+0xfe71834c> │ │ │ │ + bne fe77d6b0 <__read_chk@plt+0xfe7182dc> │ │ │ │ vstrle d18, [r1, #-8] │ │ │ │ strcs r4, [r0], #-3884 @ 0xfffff0d4 │ │ │ │ ldrsbthi pc, [r0], pc @ │ │ │ │ @ instruction: 0xf04f2320 │ │ │ │ strbtmi r0, [sp], -r2, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #1151 @ 0x47f │ │ │ │ ldrbtcc pc, [pc], sp, lsl #2 @ │ │ │ │ @@ -63503,64 +63475,64 @@ │ │ │ │ svclt 0x00142b00 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf805d1ed │ │ │ │ stmiblt fp, {r0, lr, pc}^ │ │ │ │ @ instruction: 0x462ab1d1 │ │ │ │ tstcs r1, r8, asr r6 │ │ │ │ - bleq 11f860 <__read_chk@plt+0xba48c> │ │ │ │ - blx 25f948 <__read_chk@plt+0x1fa574> │ │ │ │ + bleq 11f7f0 <__read_chk@plt+0xba41c> │ │ │ │ + @ instruction: 0xf9aef144 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs r2, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ ldrbmi r1, [fp, #-2715] @ 0xfffff565 │ │ │ │ @ instruction: 0xf818dd08 │ │ │ │ ldrb r3, [r0, r4] │ │ │ │ smlabbls r0, r5, r8, pc @ │ │ │ │ rscle r2, r6, r0, lsl #22 │ │ │ │ strb r3, [r4, r1, lsl #8]! │ │ │ │ - blmi 2b5c98 <__read_chk@plt+0x2508c4> │ │ │ │ + blmi 2b5c28 <__read_chk@plt+0x250854> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 10fd4d4 <__read_chk@plt+0x1098100> │ │ │ │ + blls 10fd464 <__read_chk@plt+0x1098090> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r0, r1, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf7c18ff0 │ │ │ │ - svclt 0x0000eaa0 │ │ │ │ - eorseq fp, r7, lr, ror #9 │ │ │ │ + svclt 0x0000ead8 │ │ │ │ + eorseq fp, r7, lr, asr r5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r7, r8, ror #9 │ │ │ │ + eorseq fp, r7, r8, asr r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r8, r0, r8, lsl #19 │ │ │ │ - eorseq r8, r0, r6, lsl #19 │ │ │ │ - eorseq fp, r7, r0, lsr #8 │ │ │ │ + eorseq r8, r0, ip, lsl #17 │ │ │ │ + eorseq r8, r0, sl, lsl #17 │ │ │ │ + mlaseq r7, r0, r4, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febfa6a4 <__read_chk@plt+0xfeb952d0> │ │ │ │ + bl febfa634 <__read_chk@plt+0xfeb95260> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ stmibvs r2, {r0, r4, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavs r2, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ stmib r2, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldclt 3, cr3, [r8, #-180]! @ 0xffffff4c │ │ │ │ ldmdavc fp, {r0, r1, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ streq pc, [r1, #-19] @ 0xffffffed │ │ │ │ stmibvs r3, {r3, ip, lr, pc}^ │ │ │ │ - bmi 2fd630 <__read_chk@plt+0x29825c> │ │ │ │ + bmi 2fd5c0 <__read_chk@plt+0x2981ec> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ stmib r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldclt 3, cr2, [r8, #-180]! @ 0xffffff4c │ │ │ │ - blx 185f506 <__read_chk@plt+0x17fa132> │ │ │ │ + blx 185f496 <__read_chk@plt+0x17fa0c2> │ │ │ │ stmibvs r3!, {r0, r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ subsvc r7, sp, sl, lsl #16 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ strb r7, [sp, sl]! │ │ │ │ - eorseq r8, r0, ip, lsl #9 │ │ │ │ - andseq sl, sl, r6, ror #29 │ │ │ │ - andseq r2, fp, r0, ror #20 │ │ │ │ + mlaseq r0, r0, r3, r8 │ │ │ │ + andseq sl, sl, lr, lsr #28 │ │ │ │ + andseq r2, fp, r4, ror r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r0, -ip, asr #17]! │ │ │ │ ldceq 6, cr15, [ip, #692]! @ 0x2b4 │ │ │ │ @ instruction: 0x4784f8df │ │ │ │ @ instruction: 0xf10daf14 │ │ │ │ @@ -63574,39 +63546,39 @@ │ │ │ │ @ instruction: 0x176cf8df │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f38b4 │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ @ instruction: 0xf8c8603b │ │ │ │ @ instruction: 0xf13f3000 │ │ │ │ - msrlt SPSR_sc, r1, lsr #26 │ │ │ │ + msrlt SPSR_sc, r9, asr #25 │ │ │ │ ldmdavs r8, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8dfb148 │ │ │ │ andcs r1, lr, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0xf13a4479 │ │ │ │ @ instruction: 0x4604fe7f │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ movwcs r8, #601 @ 0x259 │ │ │ │ movwls r9, #37639 @ 0x9307 │ │ │ │ @ instruction: 0x2734f8df │ │ │ │ ldmpl fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r8, {r1, r2, r8, r9, ip, pc} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ @ instruction: 0x111ff892 │ │ │ │ @ instruction: 0xf100078d │ │ │ │ - blls 383e44 <__read_chk@plt+0x31ea70> │ │ │ │ + blls 383dd4 <__read_chk@plt+0x31ea00> │ │ │ │ @ instruction: 0xf10007dc │ │ │ │ @ instruction: 0xf8df823e │ │ │ │ @ instruction: 0x26003718 │ │ │ │ @ instruction: 0xf10d9907 │ │ │ │ ldrbtmi r0, [fp], #-2644 @ 0xfffff5ac │ │ │ │ ldmib sp, {r3, r8, r9, ip, pc}^ │ │ │ │ ldrbmi r3, [r1], r9, lsl #4 │ │ │ │ @ instruction: 0x4704f8df │ │ │ │ - bleq 18df9e4 <__read_chk@plt+0x187a610> │ │ │ │ + bleq 18df974 <__read_chk@plt+0x187a5a0> │ │ │ │ svclt 0x000842b1 │ │ │ │ @ instruction: 0xf8dd4613 │ │ │ │ ldrbtmi sl, [ip], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0x9610461d │ │ │ │ subs r9, sl, lr, lsl #14 │ │ │ │ @ instruction: 0xf0ce4640 │ │ │ │ movwcs pc, #2339 @ 0x923 @ │ │ │ │ @@ -63614,22 +63586,22 @@ │ │ │ │ stmib fp, {r0, sp}^ │ │ │ │ @ instruction: 0xf11f3500 │ │ │ │ @ instruction: 0x4601faf5 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ shadd16mi sl, r8, r7 │ │ │ │ @ instruction: 0xf98af0b4 │ │ │ │ - blx ff2df8c0 <__read_chk@plt+0xff27a4ec> │ │ │ │ + blx ff2df850 <__read_chk@plt+0xff27a47c> │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ andcs r9, r6, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xf13a6818 │ │ │ │ - bls 2a2ec4 <__read_chk@plt+0x23daf0> │ │ │ │ + bls 2a2e54 <__read_chk@plt+0x23da80> │ │ │ │ svclt 0x00082800 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ - bls 234e58 <__read_chk@plt+0x1cfa84> │ │ │ │ + bls 234de8 <__read_chk@plt+0x1cfa14> │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ ldmdavs r1, {r7, r9, sp}^ │ │ │ │ suble r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf0f39105 │ │ │ │ movwcs pc, #18671 @ 0x48ef @ │ │ │ │ andcs r4, r0, r2, lsl #12 │ │ │ │ @@ -63637,55 +63609,55 @@ │ │ │ │ pkhtbeq pc, r4, pc, asr #17 @ │ │ │ │ stmdbls r5, {r0, r1, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ @ instruction: 0xf8dffe3d │ │ │ │ @ instruction: 0x4601367c │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ - blx ff65f91c <__read_chk@plt+0xff5fa548> │ │ │ │ + blx ff65f8ac <__read_chk@plt+0xff5fa4d8> │ │ │ │ @ instruction: 0x066cf8df │ │ │ │ ldrbtmi r6, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ - blx 1f5f92a <__read_chk@plt+0x1efa556> │ │ │ │ + blx 1f5f8ba <__read_chk@plt+0x1efa4e6> │ │ │ │ @ instruction: 0xf8d94607 │ │ │ │ @ instruction: 0xf0b40000 │ │ │ │ svccs 0x0000f969 │ │ │ │ @ instruction: 0x4648d054 │ │ │ │ @ instruction: 0xf9aef11f │ │ │ │ @ instruction: 0xf0ce4640 │ │ │ │ vmla.i8 , q8, │ │ │ │ addsmi r2, lr, #2013265923 @ 0x78000003 │ │ │ │ stmdavs r9!, {r1, r5, r8, ip, lr, pc} │ │ │ │ rsbvs r7, r5, r3, lsr #16 │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ eorvc r6, r3, r1, lsr #1 │ │ │ │ addsle r2, fp, r0, lsl #18 │ │ │ │ - blcs c16bc <__read_chk@plt+0x5c2e8> │ │ │ │ + blcs c164c <__read_chk@plt+0x5c278> │ │ │ │ andcs sp, r5, #152 @ 0x98 │ │ │ │ @ instruction: 0xf7c12000 │ │ │ │ - adcvs lr, r0, sl, lsl #20 │ │ │ │ + adcvs lr, r0, r2, asr #20 │ │ │ │ @ instruction: 0x4608e792 │ │ │ │ andne pc, r1, #64, 4 │ │ │ │ ldrmi r9, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8dcf0c7 │ │ │ │ @ instruction: 0x3610f8df │ │ │ │ @ instruction: 0xf85a4601 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf0b44618 │ │ │ │ bfi pc, sp, (invalid: 21:5) @ │ │ │ │ svcls 0x000e9b09 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ teqlt r3, r9, lsl #24 │ │ │ │ @ instruction: 0xf1464620 │ │ │ │ - @ instruction: 0xf854fab3 │ │ │ │ - blcs b32e8 <__read_chk@plt+0x4df14> │ │ │ │ + @ instruction: 0xf854fa5b │ │ │ │ + blcs b3278 <__read_chk@plt+0x4dea4> │ │ │ │ stmdals r9, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - blx febdfbf8 <__read_chk@plt+0xfeb7a824> │ │ │ │ + blx 15dfb88 <__read_chk@plt+0x157a7b4> │ │ │ │ tstlt r3, fp, lsr r8 │ │ │ │ @ instruction: 0xf1464638 │ │ │ │ - @ instruction: 0xf8dffaa7 │ │ │ │ + @ instruction: 0xf8dffa4f │ │ │ │ @ instruction: 0xf8df25d8 │ │ │ │ ldrbtmi r3, [sl], #-1452 @ 0xfffffa54 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmcc r4!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrtmi r8, [r0], -r5, asr #5 │ │ │ │ @@ -63695,29 +63667,29 @@ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldmvs sl, {r1, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ ldmdavc r2, {r1, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00182a23 │ │ │ │ svclt 0x00022a78 │ │ │ │ @ instruction: 0xf0427a1a │ │ │ │ andsvc r0, sl, #268435456 @ 0x10000000 │ │ │ │ - blcs bdfa0 <__read_chk@plt+0x58bcc> │ │ │ │ + blcs bdf30 <__read_chk@plt+0x58b5c> │ │ │ │ svcge 0x0024d1ef │ │ │ │ - @ instruction: 0xff32f144 │ │ │ │ + cdp2 1, 13, cr15, cr10, cr4, {2} │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7c04638 │ │ │ │ - @ instruction: 0xf8d9ee7a │ │ │ │ + @ instruction: 0xf8d9eeb2 │ │ │ │ @ instruction: 0xf11f0000 │ │ │ │ @ instruction: 0xf8dffe91 │ │ │ │ eorsvs r1, r8, r8, ror r5 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ movwcs r2, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf7c1607b │ │ │ │ - @ instruction: 0xf8d8e9a6 │ │ │ │ + @ instruction: 0xf8d8e9de │ │ │ │ adcsvs r3, r8, r0 │ │ │ │ - blcs bbb58 <__read_chk@plt+0x56784> │ │ │ │ + blcs bbae8 <__read_chk@plt+0x56714> │ │ │ │ sbchi pc, sp, r0, asr #32 │ │ │ │ teqvs fp, r1, lsl fp │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf89780e1 │ │ │ │ andcs r3, r0, r4, lsl #1 │ │ │ │ strbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @@ -63726,71 +63698,71 @@ │ │ │ │ @ instruction: 0xf8c7447a │ │ │ │ @ instruction: 0x677ab078 │ │ │ │ @ instruction: 0xf8df2204 │ │ │ │ cmnvs sl, r8, lsr r5 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrtvs r9, [fp], #786 @ 0x312 │ │ │ │ - ldmdb lr!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r6!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strcc pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtvs sl, [r8], #2586 @ 0xa1a │ │ │ │ mvnsvs r4, r6, lsl r6 │ │ │ │ andne pc, r3, sl, asr r8 @ │ │ │ │ andls sl, r5, #72704 @ 0x11c00 │ │ │ │ movwls r4, #50828 @ 0xc68c │ │ │ │ mul r0, r1, r8 │ │ │ │ ldm ip!, {r0, r1, r2, r3, r8, ip, pc} │ │ │ │ strgt r0, [pc], -pc │ │ │ │ - blls 3c9fec <__read_chk@plt+0x364c18> │ │ │ │ + blls 3c9f7c <__read_chk@plt+0x364ba8> │ │ │ │ cdpeq 0, 0, cr15, cr15, cr14, {0} │ │ │ │ ldm ip!, {r0, r1, r4, r6, sp, lr} │ │ │ │ strgt r0, [pc], -pc │ │ │ │ eorsvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x63b4f44f │ │ │ │ vqdmulh.s d15, d14, d2 │ │ │ │ muleq r3, ip, r8 │ │ │ │ andeq lr, r3, r6, lsl #17 │ │ │ │ stmdavs r9, {r0, r1, r2, r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7c0980c │ │ │ │ - andscs lr, sp, #160, 22 @ 0x28000 │ │ │ │ + andscs lr, sp, #216, 22 @ 0x36000 │ │ │ │ stmdage ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sp} │ │ │ │ - cdp 7, 1, cr15, cr6, cr0, {6} │ │ │ │ + cdp 7, 4, cr15, cr14, cr0, {6} │ │ │ │ @ instruction: 0xf0139b0b │ │ │ │ @ instruction: 0xf0400608 │ │ │ │ - blls 343ad0 <__read_chk@plt+0x2de6fc> │ │ │ │ + blls 343a60 <__read_chk@plt+0x2de68c> │ │ │ │ addsmi r9, r3, #73728 @ 0x12000 │ │ │ │ msrhi SPSR_fc, r0 │ │ │ │ ldrtmi r9, [r0], -ip, lsl #20 │ │ │ │ ldrtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x6793447b │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - ldmdb sl!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls 20a06c <__read_chk@plt+0x1a4c98> │ │ │ │ + ldmdb r2!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blls 209ffc <__read_chk@plt+0x1a4c28> │ │ │ │ strtne pc, [r4], #2271 @ 0x8df │ │ │ │ @ instruction: 0x463067d0 │ │ │ │ andcs r6, r5, #6160384 @ 0x5e0000 │ │ │ │ ldrcc pc, [ip], #2271 @ 0x8df │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ cmncs r5, #-872415229 @ 0xcc000003 │ │ │ │ addcc pc, r4, r6, asr #17 │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ addcc pc, r0, r6, lsr #17 │ │ │ │ - stmdb r4!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf44f9b05 │ │ │ │ ldrtvs r7, [r0], #-762 @ 0xfffffd06 │ │ │ │ @ instruction: 0xf8a3685b │ │ │ │ eorscs r2, pc, #68 @ 0x44 │ │ │ │ - blls 37cae0 <__read_chk@plt+0x31770c> │ │ │ │ + blls 37ca70 <__read_chk@plt+0x31769c> │ │ │ │ @ instruction: 0xf1400759 │ │ │ │ @ instruction: 0xf89780a4 │ │ │ │ @ instruction: 0xf0233020 │ │ │ │ @ instruction: 0xf8870301 │ │ │ │ @ instruction: 0xf8d83020 │ │ │ │ - blcs af890 <__read_chk@plt+0x4a4bc> │ │ │ │ + blcs af820 <__read_chk@plt+0x4a44c> │ │ │ │ adchi pc, r2, r0 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ strbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtvs r4, [fp], #-1147 @ 0xfffffb85 │ │ │ │ strbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @@ -63798,157 +63770,157 @@ │ │ │ │ @ instruction: 0xf8df2003 │ │ │ │ @ instruction: 0xf85a3440 │ │ │ │ addsmi r3, r1, #3 │ │ │ │ addsmi fp, r9, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf897bf1e │ │ │ │ @ instruction: 0xf0233021 │ │ │ │ @ instruction: 0xf8870302 │ │ │ │ - blls 3ef954 <__read_chk@plt+0x38a580> │ │ │ │ + blls 3ef8e4 <__read_chk@plt+0x38a510> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrvs r8, [fp, -r8, lsl #2]! │ │ │ │ ldrbtvs r2, [fp], r2, lsl #6 │ │ │ │ @ instruction: 0xf0354638 │ │ │ │ svcvs 0x003bff67 │ │ │ │ @ instruction: 0x46069310 │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x211ff893 │ │ │ │ svclt 0x00420792 │ │ │ │ @ instruction: 0xf8d32201 │ │ │ │ sbcsvs r3, sl, r0, lsl #5 │ │ │ │ - cdp2 1, 4, cr15, cr14, cr4, {2} │ │ │ │ + ldc2l 1, cr15, [r6, #272]! @ 0x110 │ │ │ │ movwls r2, #54016 @ 0xd300 │ │ │ │ ldmdavs r9, {r0, r2, r3, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ cmplt r1, r3, lsl r8 │ │ │ │ - bvs 79d5cc <__read_chk@plt+0x7381f8> │ │ │ │ + bvs 79d55c <__read_chk@plt+0x738188> │ │ │ │ ldmdavs sl, {r0, r1, r6, r8, ip, sp, pc}^ │ │ │ │ - bcs abd20 <__read_chk@plt+0x4694c> │ │ │ │ + bcs abcb0 <__read_chk@plt+0x468dc> │ │ │ │ tstphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmvs sl, {r3, r4, r9, sl, lr}^ │ │ │ │ rscsle r2, r4, r0, lsl #20 │ │ │ │ stmdbcs r0, {r0, r1, r4, ip, pc} │ │ │ │ svcge 0x0020f43f │ │ │ │ rscsvs r9, r8, r1, lsl fp │ │ │ │ - blcs bbe24 <__read_chk@plt+0x56a50> │ │ │ │ + blcs bbdb4 <__read_chk@plt+0x569e0> │ │ │ │ svcge 0x001ff47f │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ stmibmi sp!, {r1, r2, r9, sp}^ │ │ │ │ ldrbtmi r6, [r9], #-2072 @ 0xfffff7e8 │ │ │ │ stc2 1, cr15, [sl], {58} @ 0x3a │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ - blcs a455c <__read_chk@plt+0x3f188> │ │ │ │ + blcs a44ec <__read_chk@plt+0x3f118> │ │ │ │ rschi pc, ip, r0, asr #32 │ │ │ │ stmdacs r0, {r3, r4, r5, r8, fp, sp, lr} │ │ │ │ svcge 0x000bf47f │ │ │ │ andcs r4, r5, #3751936 @ 0x394000 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - teqvs r8, r0, lsr #17 │ │ │ │ + teqvs r8, r8 @ │ │ │ │ cdpls 7, 0, cr14, cr12, cr3, {0} │ │ │ │ stmibmi r2!, {r0, r2, r9, sp}^ │ │ │ │ - blmi ff92b97c <__read_chk@plt+0xff8c65a8> │ │ │ │ + blmi ff92b90c <__read_chk@plt+0xff8c6538> │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0xf7c167b3 │ │ │ │ - blls 21dbd8 <__read_chk@plt+0x1b8804> │ │ │ │ + blls 21dc48 <__read_chk@plt+0x1b8874> │ │ │ │ andcs r6, r5, #240, 14 @ 0x3c00000 │ │ │ │ ldrdcs r4, [r0], -lr │ │ │ │ - blmi ff83db0c <__read_chk@plt+0xff7d8738> │ │ │ │ + blmi ff83da9c <__read_chk@plt+0xff7d86c8> │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ cmncs r0, #-872415229 @ 0xcc000003 │ │ │ │ addcc pc, r4, r6, asr #17 │ │ │ │ mvnscs pc, #64, 4 │ │ │ │ addcc pc, r0, r6, lsr #17 │ │ │ │ - stm r0, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r8!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbcs r9, r5, #5120 @ 0x1400 │ │ │ │ ldmdavs fp, {r4, r5, sl, sp, lr}^ │ │ │ │ vqshl.s8 d22, d10, d16 │ │ │ │ @ instruction: 0xf8a322da │ │ │ │ - blls 36bad0 <__read_chk@plt+0x3066fc> │ │ │ │ + blls 36ba60 <__read_chk@plt+0x30668c> │ │ │ │ @ instruction: 0xf53f0759 │ │ │ │ - blmi ff54f738 <__read_chk@plt+0xff4ea364> │ │ │ │ + blmi ff54f6c8 <__read_chk@plt+0xff4ea2f4> │ │ │ │ @ instruction: 0xf8c7447b │ │ │ │ @ instruction: 0xf8d83080 │ │ │ │ - blcs af9d4 <__read_chk@plt+0x4a600> │ │ │ │ + blcs af964 <__read_chk@plt+0x4a590> │ │ │ │ svcge 0x005ef47f │ │ │ │ mlacc r0, r7, r8, pc @ │ │ │ │ teqpeq r8, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ eorcc pc, r0, r7, lsl #17 │ │ │ │ @ instruction: 0xf8d2e760 │ │ │ │ smlabbcs r3, r0, r2, r2 │ │ │ │ @ instruction: 0xf00a60d1 │ │ │ │ - blls 263740 <__read_chk@plt+0x1fe36c> │ │ │ │ - blls 37da60 <__read_chk@plt+0x31868c> │ │ │ │ + blls 2636d0 <__read_chk@plt+0x1fe2fc> │ │ │ │ + blls 37d9f0 <__read_chk@plt+0x31861c> │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf89207dc │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf8820120 │ │ │ │ @ instruction: 0xf57f10f4 │ │ │ │ - blls 24f118 <__read_chk@plt+0x1e9d44> │ │ │ │ + blls 24f0a8 <__read_chk@plt+0x1e9cd4> │ │ │ │ @ instruction: 0xf05f6818 │ │ │ │ @ instruction: 0xf05ffb3d │ │ │ │ ldr pc, [sl, #2659]! @ 0xa63 │ │ │ │ andcs r4, r5, #3096576 @ 0x2f4000 │ │ │ │ @ instruction: 0xf7c14479 │ │ │ │ - andcs lr, r1, #68, 16 @ 0x440000 │ │ │ │ + andcs lr, r1, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xf7e04621 │ │ │ │ - blls 36367c <__read_chk@plt+0x2fe2a8> │ │ │ │ + blls 363604 <__read_chk@plt+0x2fe230> │ │ │ │ ldmdavs r8, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf17f300e │ │ │ │ - strmi pc, [r5], -fp, lsr #27 │ │ │ │ + @ instruction: 0x4605fd53 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r1], -lr, lsr #1 │ │ │ │ - @ instruction: 0xf99ef180 │ │ │ │ + @ instruction: 0xf946f180 │ │ │ │ eorsvs r6, r8, fp, lsr #19 │ │ │ │ - blcs b52f0 <__read_chk@plt+0x4ff1c> │ │ │ │ + blcs b5280 <__read_chk@plt+0x4feac> │ │ │ │ adchi pc, r3, r0 │ │ │ │ @ instruction: 0xf17f685d │ │ │ │ - ldmdavs fp!, {r0, r1, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movwls r2, #40392 @ 0x9dc8 │ │ │ │ addshi pc, sp, r0, asr #32 │ │ │ │ - blcs ca68c <__read_chk@plt+0x652b8> │ │ │ │ + blcs ca61c <__read_chk@plt+0x65248> │ │ │ │ @ instruction: 0x4618d038 │ │ │ │ @ instruction: 0xf7c1210a │ │ │ │ - teqlt r0, r2, asr #24 │ │ │ │ + teqlt r0, sl, ror ip │ │ │ │ tstcs sl, r1 │ │ │ │ @ instruction: 0xf7c13401 │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4605d1f8 │ │ │ │ addeq r1, r0, r0, lsr #25 │ │ │ │ - blx 145ffa4 <__read_chk@plt+0x13fabd0> │ │ │ │ + @ instruction: 0xf9f6f146 │ │ │ │ ldrdls pc, [r0], -r7 │ │ │ │ andls r4, r9, r2, lsl #13 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stcls 0, cr13, [r9], {29} │ │ │ │ strbmi r2, [r8], -sl, lsl #2 │ │ │ │ - beq 1dfeb4 <__read_chk@plt+0x17aae0> │ │ │ │ - stc 7, cr15, [r6], #-772 @ 0xfffffcfc │ │ │ │ + beq 1dfe44 <__read_chk@plt+0x17aa70> │ │ │ │ + mrrc 7, 12, pc, lr, cr1 @ │ │ │ │ strmi fp, [r4], -r8, lsl #3 │ │ │ │ @ instruction: 0xf8044648 │ │ │ │ @ instruction: 0xf15f5b01 │ │ │ │ - tstpcs sl, r7, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + smlatbcs sl, pc, fp, pc @ │ │ │ │ @ instruction: 0xf84a46a1 │ │ │ │ ldrbmi r0, [r4], -r4, lsl #24 │ │ │ │ @ instruction: 0xf1044648 │ │ │ │ @ instruction: 0xf7c10a04 │ │ │ │ - stmdacs r0, {r1, r2, r4, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, sl, fp, sp, lr, pc} │ │ │ │ strbmi sp, [r8], -sp, ror #3 │ │ │ │ - blx ffee0052 <__read_chk@plt+0xffe7ac7e> │ │ │ │ + blx fe8dffe2 <__read_chk@plt+0xfe87ac0e> │ │ │ │ movwcs r6, #32 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ cmnle r2, r0, lsl #28 │ │ │ │ movwls r2, #29441 @ 0x7301 │ │ │ │ - blls 4dcff8 <__read_chk@plt+0x477c24> │ │ │ │ + blls 4dcf88 <__read_chk@plt+0x477bb4> │ │ │ │ @ instruction: 0x673bb1f3 │ │ │ │ ldrbtvs r2, [fp], r3, lsl #6 │ │ │ │ @ instruction: 0x4630e6f4 │ │ │ │ @ instruction: 0x9e0c4988 │ │ │ │ - blmi fe2ac310 <__read_chk@plt+0xfe246f3c> │ │ │ │ + blmi fe2ac2a0 <__read_chk@plt+0xfe246ecc> │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ - @ instruction: 0xf7c067b3 │ │ │ │ - blls 21fa58 <__read_chk@plt+0x1ba684> │ │ │ │ + @ instruction: 0xf7c167b3 │ │ │ │ + blls 21dac8 <__read_chk@plt+0x1b86f4> │ │ │ │ ldmdavs sl, {r4, r5, r6, r7, r8, r9, sl, sp, lr}^ │ │ │ │ mlacc r0, r7, r8, pc @ │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ eorcc pc, r0, r7, lsl #17 │ │ │ │ @ instruction: 0xf8c22370 │ │ │ │ vhadd.s8 d19, d16, d4 │ │ │ │ @ instruction: 0xf8a223fd │ │ │ │ @@ -63972,60 +63944,60 @@ │ │ │ │ @ instruction: 0xf13a2207 │ │ │ │ @ instruction: 0xf8dbfb79 │ │ │ │ cmnlt r8, #4 │ │ │ │ strcc r6, [r1], #-2065 @ 0xfffff7ef │ │ │ │ cmplt r9, r9, lsl #26 │ │ │ │ eoreq pc, r4, r2, asr r8 @ │ │ │ │ andcs r4, r7, #42991616 @ 0x2900000 │ │ │ │ - beq fe1de4c4 <__read_chk@plt+0xfe1790f0> │ │ │ │ - blx 1b60076 <__read_chk@plt+0x1afaca2> │ │ │ │ + beq fe1de454 <__read_chk@plt+0xfe179080> │ │ │ │ + blx 1b60006 <__read_chk@plt+0x1afac32> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf8dd9d05 │ │ │ │ stcls 0, cr10, [pc], {48} @ 0x30 │ │ │ │ @ instruction: 0xf17fe6e0 │ │ │ │ - ldmdavs fp!, {r0, r2, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xf848f146 │ │ │ │ + @ instruction: 0xfff0f145 │ │ │ │ andcs r4, r5, #1556480 @ 0x17c000 │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ ldrbtmi r2, [r9], #-1789 @ 0xfffff903 │ │ │ │ - svc 0x007af7c0 │ │ │ │ + svc 0x00b2f7c0 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ mrc2 0, 2, pc, cr12, cr15, {2} │ │ │ │ @ instruction: 0xf04fe591 │ │ │ │ @ instruction: 0xf7e030ff │ │ │ │ - @ instruction: 0xe787fffd │ │ │ │ + @ instruction: 0xe787fffb │ │ │ │ @ instruction: 0x46514b56 │ │ │ │ ldrsbtge pc, [r0], -sp @ │ │ │ │ ldmdapl r1, {r1, r4, ip, pc}^ │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ stcls 1, cr3, [r5, #-28] @ 0xffffffe4 │ │ │ │ stcls 6, cr4, [pc], {48} @ 0x30 │ │ │ │ - b 1861af4 <__read_chk@plt+0x17fc720> │ │ │ │ + b fe661a84 <__read_chk@plt+0xfe5fc6b0> │ │ │ │ orrmi pc, r0, #25165824 @ 0x1800000 │ │ │ │ teqcs ip, r2, lsl sl │ │ │ │ @ instruction: 0xf8834630 │ │ │ │ @ instruction: 0xf7c12fff │ │ │ │ - tstlt r8, sl, ror fp │ │ │ │ + @ instruction: 0xb108ebb2 │ │ │ │ andvc r9, r2, r2, lsl sl │ │ │ │ andcs r4, r5, #1196032 @ 0x124000 │ │ │ │ vhadd.s8 d2, d13, d0 │ │ │ │ ldrbtmi r6, [r9], #-956 @ 0xfffffc44 │ │ │ │ teqvs fp, r5, lsl #6 │ │ │ │ - svc 0x0048f7c0 │ │ │ │ + svc 0x0080f7c0 │ │ │ │ ldrtmi r9, [r1], -r6, lsl #20 │ │ │ │ andcs r9, r0, ip │ │ │ │ @ instruction: 0xf5036813 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ andeq pc, sl, #-1073741784 @ 0xc0000028 │ │ │ │ andcs r9, r5, #-268435456 @ 0xf0000000 │ │ │ │ - svc 0x0038f7c0 │ │ │ │ + svc 0x0070f7c0 │ │ │ │ strmi r9, [r2], -r6, lsl #18 │ │ │ │ rscsvc pc, sl, r6, lsl #10 │ │ │ │ vadd.i8 d22, d5, d11 │ │ │ │ vorr.i32 , #86 @ 0x00000056 │ │ │ │ @ instruction: 0xf5035155 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ @@ -64036,107 +64008,107 @@ │ │ │ │ vmlals.f32 s18, s10, s30 │ │ │ │ stmib sp, {r0, r4, r5, r8, r9, fp, lr}^ │ │ │ │ ldrtmi r2, [r0], -r2 │ │ │ │ ldrbtmi r9, [fp], #-2572 @ 0xfffff5f4 │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - stmdb r6!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb lr, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0xe66531f4 │ │ │ │ - cdp 7, 9, cr15, cr4, cr0, {6} │ │ │ │ - eorseq fp, r7, lr, ror #6 │ │ │ │ - eorseq fp, r7, lr, asr r3 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r2, fp, r6, lsl #20 │ │ │ │ - @ instruction: 0x001b29f8 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r2, fp, lr, lsl #20 │ │ │ │ - eorseq r9, sp, lr, lsl #24 │ │ │ │ - andseq r2, fp, r0, lsl #19 │ │ │ │ + cdp 7, 12, cr15, cr12, cr0, {6} │ │ │ │ + ldrsbteq fp, [r7], -lr │ │ │ │ + eorseq fp, r7, lr, asr #7 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq r2, fp, sl, lsl r9 │ │ │ │ + andseq r2, fp, ip, lsl #18 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r2, fp, r2, lsr #18 │ │ │ │ + eorseq r9, sp, lr, ror ip │ │ │ │ + mulseq fp, r4, r8 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ @ instruction: 0xfffffc77 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ - mlaseq r7, r2, r1, fp │ │ │ │ - andseq r1, ip, r2, lsr r6 │ │ │ │ + eorseq fp, r7, r2, lsl #4 │ │ │ │ + andseq r1, ip, r6, asr #10 │ │ │ │ andeq r0, r0, r9, ror #17 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ - andseq r2, fp, r2, asr r8 │ │ │ │ + andseq r2, fp, r6, ror #14 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsbteq r3, [r0], -r0 │ │ │ │ - andseq r2, fp, r4, ror #15 │ │ │ │ - @ instruction: 0x001b27d4 │ │ │ │ - andseq r2, pc, r6, ror r0 @ │ │ │ │ + ldrsbteq r3, [r0], -r4 │ │ │ │ + @ instruction: 0x001b26f8 │ │ │ │ + andseq r2, fp, r8, ror #13 │ │ │ │ + andseq r1, pc, sl, lsl #31 │ │ │ │ @ instruction: 0xfffffbf5 │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - andseq r2, fp, r6, ror #12 │ │ │ │ - andseq r2, fp, r0, lsl #13 │ │ │ │ - andseq r2, fp, ip, lsl #13 │ │ │ │ - strdeq r9, [r7], -sl @ │ │ │ │ - andseq r2, fp, r0, lsl #13 │ │ │ │ - eorseq r3, r0, r6, ror #18 │ │ │ │ + andseq r2, fp, sl, ror r5 │ │ │ │ + mulseq fp, r4, r5 │ │ │ │ + andseq r2, fp, r0, lsr #11 │ │ │ │ + eoreq r9, r7, lr, lsl #30 │ │ │ │ + mulseq fp, r4, r5 │ │ │ │ + eorseq r3, r0, sl, ror #16 │ │ │ │ @ instruction: 0xfffff99d │ │ │ │ - andseq r2, fp, r4, asr #10 │ │ │ │ - andseq r2, fp, ip, lsl #10 │ │ │ │ - eoreq r9, r7, sl, ror lr │ │ │ │ - mulseq fp, r6, r4 │ │ │ │ - andseq r2, fp, r6, ror r4 │ │ │ │ - andseq r2, fp, sl, asr #7 │ │ │ │ + andseq r2, fp, r8, asr r4 │ │ │ │ + andseq r2, fp, r0, lsr #8 │ │ │ │ + eoreq r9, r7, lr, lsl #27 │ │ │ │ + andseq r2, fp, sl, lsr #7 │ │ │ │ + andseq r2, fp, sl, lsl #7 │ │ │ │ + @ instruction: 0x001b22de │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001b23ba │ │ │ │ - andseq r2, fp, lr, asr r3 │ │ │ │ + andseq r2, fp, lr, asr #5 │ │ │ │ + andseq r2, fp, r2, ror r2 │ │ │ │ @ instruction: 0x460a4613 │ │ │ │ @ instruction: 0xf7ff2100 │ │ │ │ svclt 0x0000bbdb │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febfaf4c <__read_chk@plt+0xfeb95b78> │ │ │ │ + bl febfaedc <__read_chk@plt+0xfeb95b08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9], {248} @ 0xf8 │ │ │ │ ldrbtmi r6, [ip], #-2049 @ 0xfffff7ff │ │ │ │ stmib r4, {r0, r1, r5, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0230101 │ │ │ │ eorvc r0, r3, r1, lsl #6 │ │ │ │ stmdavc fp, {r0, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xbd10b903 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - cdp 7, 9, cr15, cr12, cr0, {6} │ │ │ │ + cdp 7, 13, cr15, cr4, cr0, {6} │ │ │ │ ldclt 0, cr6, [r0, #-640] @ 0xfffffd80 │ │ │ │ - eorseq r9, sp, r2, ror r4 │ │ │ │ + eorseq r9, sp, r2, ror #9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfaf84 <__read_chk@plt+0xfeb95bb0> │ │ │ │ + bl febfaf14 <__read_chk@plt+0xfeb95b40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmvs r3, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ strmi fp, [r4], -r8, lsl #1 │ │ │ │ movwlt r4, #13837 @ 0x360d │ │ │ │ - blcs e75de4 <__read_chk@plt+0xe10a10> │ │ │ │ + blcs e75d74 <__read_chk@plt+0xe109a0> │ │ │ │ teqcs r7, #168, 30 @ 0x2a0 │ │ │ │ ldrbtmi r6, [r8], #-2129 @ 0xfffff7af │ │ │ │ ldrteq pc, [fp], -r3, asr #3 @ │ │ │ │ strne lr, [r3], -sp, asr #19 │ │ │ │ ldmdavs r2, {r0, r1, r2, r3, r8, fp, lr} │ │ │ │ ldrbtmi r9, [r9], #-518 @ 0xfffffdfa │ │ │ │ movweq lr, #6605 @ 0x19cd │ │ │ │ - bmi 3f5638 <__read_chk@plt+0x390264> │ │ │ │ + bmi 3f55c8 <__read_chk@plt+0x3901f4> │ │ │ │ tstls r0, ip, lsr #8 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0x4629447a │ │ │ │ andcs r9, r1, #1342177280 @ 0x50000000 │ │ │ │ - stm r4, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm ip!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ andlt r3, r8, r1, lsl #24 │ │ │ │ stmdbmi r6, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ stmdami r6, {r1, r2, r4, r5, r9, sl, sp} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svclt 0x0000e7e0 │ │ │ │ - andseq r0, ip, r6, ror #4 │ │ │ │ - andseq r2, fp, r6, lsl #5 │ │ │ │ - andseq r2, fp, ip, ror #4 │ │ │ │ - eorseq r7, r0, r4, ror #22 │ │ │ │ - andseq r6, sp, sl, lsr r1 │ │ │ │ + andseq r0, ip, sl, ror r1 │ │ │ │ + mulseq fp, sl, r1 │ │ │ │ + andseq r2, fp, r0, lsl #3 │ │ │ │ + eorseq r7, r0, r8, ror #20 │ │ │ │ + andseq r6, sp, lr, asr #32 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ sbclt r4, r9, r5, ror #20 │ │ │ │ strmi r4, [r4], -r5, ror #22 │ │ │ │ mcrmi 4, 3, r4, cr5, cr10, {3} │ │ │ │ @@ -64144,15 +64116,15 @@ │ │ │ │ ldmpl r3, {r2, r5, r6, r8, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9347 │ │ │ │ ldmdavc r3!, {r8, r9} │ │ │ │ smlabteq r1, r6, r9, lr │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ tstlt r9, r3, lsr r0 │ │ │ │ - blcs c1e64 <__read_chk@plt+0x5ca90> │ │ │ │ + blcs c1df4 <__read_chk@plt+0x5ca20> │ │ │ │ adchi pc, sl, r0, asr #32 │ │ │ │ svcge 0x00044b5c │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c78805 │ │ │ │ sbcsvs r9, pc, r0 │ │ │ │ @@ -64162,15 +64134,15 @@ │ │ │ │ @ instruction: 0xf9fef13a │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ addhi pc, r2, r0, asr #32 │ │ │ │ stc2l 0, cr15, [r8], {242} @ 0xf2 │ │ │ │ @ instruction: 0x46024633 │ │ │ │ stmdbvs r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ cmpcs r0, r0, lsr r6 │ │ │ │ - blx 760188 <__read_chk@plt+0x6fadb4> │ │ │ │ + blx 760118 <__read_chk@plt+0x6fad44> │ │ │ │ vmlsmi.f64 d20, d14, d13 │ │ │ │ ldmdaeq r4, {r2, r8, ip, sp, lr, pc} │ │ │ │ teqpls r4, pc @ @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [lr], #-1537 @ 0xfffff9ff │ │ │ │ ldrbtmi r5, [r9], #2283 @ 0x8eb │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ mcr2 0, 5, pc, cr14, cr3, {5} @ │ │ │ │ @@ -64178,132 +64150,132 @@ │ │ │ │ andcs fp, r7, #56, 2 │ │ │ │ @ instruction: 0xf13a4631 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strbmi sp, [r4, #-80] @ 0xffffffb0 │ │ │ │ stmdami r4, {r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ stcge 1, cr2, [r7], {-0} │ │ │ │ @ instruction: 0xf0c74478 │ │ │ │ - blmi 11625c4 <__read_chk@plt+0x10fd1f0> │ │ │ │ + blmi 1162554 <__read_chk@plt+0x10fd180> │ │ │ │ stmiapl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ mrc2 0, 4, pc, cr6, cr3, {5} │ │ │ │ tstcs r0, pc, lsr fp │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ @ instruction: 0xf0b34618 │ │ │ │ ldrtmi pc, [sl], -pc, lsl #29 @ │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ strtmi pc, [r0], -fp, asr #30 │ │ │ │ @ instruction: 0xf1414c39 │ │ │ │ - ldrbtmi pc, [ip], #-2549 @ 0xfffff60b @ │ │ │ │ + ldrbtmi pc, [ip], #-2461 @ 0xfffff663 @ │ │ │ │ @ instruction: 0xf1414620 │ │ │ │ - @ instruction: 0x4620f9f1 │ │ │ │ - @ instruction: 0xf9eef141 │ │ │ │ + @ instruction: 0x4620f999 │ │ │ │ + @ instruction: 0xf996f141 │ │ │ │ @ instruction: 0xf1414620 │ │ │ │ - blmi de26b0 <__read_chk@plt+0xd7d2dc> │ │ │ │ + blmi de24e0 <__read_chk@plt+0xd7d10c> │ │ │ │ ldrbtmi r4, [r8], #-2100 @ 0xfffff7cc │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ @ instruction: 0xf0b34619 │ │ │ │ @ instruction: 0x4604ff1d │ │ │ │ ldmdbmi r1!, {r5, r6, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c04479 │ │ │ │ - andcs lr, r3, #12672 @ 0x3180 │ │ │ │ + andcs lr, r3, #16256 @ 0x3f80 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ @ instruction: 0xf9b4f11e │ │ │ │ @ instruction: 0xf141200c │ │ │ │ - bmi b62504 <__read_chk@plt+0xafd130> │ │ │ │ + bmi b62334 <__read_chk@plt+0xafcf60> │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, r9, r8, lsr #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ strbmi r6, [r9], -r0, lsr #16 │ │ │ │ @ instruction: 0xf1263007 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r0, r1, r2, r5, r7, ip, lr, pc} │ │ │ │ - bcs 26aa6c <__read_chk@plt+0x205698> │ │ │ │ + bcs 26a9fc <__read_chk@plt+0x205628> │ │ │ │ movwcc sp, #32163 @ 0x7da3 │ │ │ │ - bne ff0bc158 <__read_chk@plt+0xff056d84> │ │ │ │ + bne ff0bc0e8 <__read_chk@plt+0xff056d14> │ │ │ │ @ instruction: 0xe7a060b8 │ │ │ │ @ instruction: 0x46432150 │ │ │ │ strmi r4, [r8], -r2, asr #12 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ ldc2l 0, cr15, [r2], #-792 @ 0xfffffce8 │ │ │ │ @ instruction: 0x46014b18 │ │ │ │ movwls r5, #14571 @ 0x38eb │ │ │ │ @ instruction: 0xf0b34618 │ │ │ │ @ instruction: 0xe790fe35 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stc 7, cr15, [sl, #768] @ 0x300 │ │ │ │ + stcl 7, cr15, [r2, #768] @ 0x300 │ │ │ │ @ instruction: 0xe74f60b0 │ │ │ │ - stc 7, cr15, [lr, #-768] @ 0xfffffd00 │ │ │ │ - eorseq sl, r7, r4, ror sl │ │ │ │ + stcl 7, cr15, [r6, #-768] @ 0xfffffd00 │ │ │ │ + eorseq sl, r7, r4, ror #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r9, [sp], -r2 │ │ │ │ - eorseq sl, r7, r8, ror #20 │ │ │ │ - eorseq r9, sp, r0, lsl #7 │ │ │ │ - andseq r2, fp, lr, asr #2 │ │ │ │ + eorseq r9, sp, r2, lsr #8 │ │ │ │ + ldrsbteq sl, [r7], -r8 │ │ │ │ + ldrshteq r9, [sp], -r0 │ │ │ │ + andseq r2, fp, r2, rrx │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - andseq r2, fp, r6, lsr r1 │ │ │ │ - eoreq r5, r3, lr, ror #8 │ │ │ │ + andseq r2, fp, sl, asr #32 │ │ │ │ + eoreq r5, r3, r2, lsl #7 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r0, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - eorseq r5, r0, r2, ror #29 │ │ │ │ + eorseq r5, r0, r6, ror #27 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ @ instruction: 0xfffff3c3 │ │ │ │ - andseq r2, fp, r4, lsr r1 │ │ │ │ - eorseq sl, r7, sl, asr #18 │ │ │ │ + andseq r2, fp, r8, asr #32 │ │ │ │ + ldrhteq sl, [r7], -sl │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfb1f0 <__read_chk@plt+0xfeb95e1c> │ │ │ │ + bl febfb180 <__read_chk@plt+0xfeb95dac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi ip, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldcmi 2, cr2, [ip, #-20] @ 0xffffffec │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7c0447d │ │ │ │ - @ instruction: 0xf140ed54 │ │ │ │ - ldrdlt pc, [r0, -r7] │ │ │ │ + @ instruction: 0xf140ed8c │ │ │ │ + tstplt r0, pc, ror ip @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf05ebd70 │ │ │ │ - blmi 6a3e58 <__read_chk@plt+0x63ea84> │ │ │ │ + blmi 6a3de8 <__read_chk@plt+0x63ea14> │ │ │ │ stmiapl ip!, {r1, r2, r9, sl, lr}^ │ │ │ │ bicslt r6, r0, r0, lsr #16 │ │ │ │ stmiapl sp!, {r0, r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7ffe004 │ │ │ │ @ instruction: 0xf854fee9 │ │ │ │ orrslt r0, r0, r8, lsl #30 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071b30fd │ │ │ │ stmdbmi pc, {r0, r1, r4, r5, r6, r7, r8, sl, ip, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c04479 │ │ │ │ - andcs lr, r3, #52, 26 @ 0xd00 │ │ │ │ + andcs lr, r3, #108, 26 @ 0x1b00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf05f2004 │ │ │ │ ldmdblt lr, {r0, r2, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - stmdalt r2, {r0, r6, r8, ip, sp, lr, pc}^ │ │ │ │ + svclt 0x00eaf140 │ │ │ │ @ instruction: 0xff94f05e │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - ldmdalt ip!, {r0, r6, r8, ip, sp, lr, pc} │ │ │ │ - andseq r2, fp, r6, rrx │ │ │ │ - eorseq sl, r7, r4, lsl #17 │ │ │ │ + svclt 0x00e4f140 │ │ │ │ + andseq r1, fp, sl, ror pc │ │ │ │ + ldrshteq sl, [r7], -r4 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, fp, r0, asr #32 │ │ │ │ + andseq r1, fp, r4, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfb284 <__read_chk@plt+0xfeb95eb0> │ │ │ │ + bl febfb214 <__read_chk@plt+0xfeb95e40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrmi 15, 10, r0, r0, cr0 │ │ │ │ stmdbmi r0, {r0, r2, r4, r7, ip, sp, pc}^ │ │ │ │ - blmi 10b5284 <__read_chk@plt+0x104feb0> │ │ │ │ + blmi 10b5214 <__read_chk@plt+0x104fe40> │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r3, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ bicscs pc, fp, r0, asr #4 │ │ │ │ suble r4, r3, r8, lsl #5 │ │ │ │ svcvc 0x0037f5b0 │ │ │ │ ldrmi sp, [r4], -lr, lsr #20 │ │ │ │ @@ -64313,217 +64285,217 @@ │ │ │ │ teqle fp, r0 @ │ │ │ │ tstcs r0, r5, lsr sl │ │ │ │ andne pc, ip, sp, lsl #17 │ │ │ │ ldmdavs r3, {r1, r3, r4, r7, fp, ip, lr} │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ stmdavs r1, {r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf852e003 │ │ │ │ - blcs b3cfc <__read_chk@plt+0x4e928> │ │ │ │ + blcs b3c8c <__read_chk@plt+0x4e8b8> │ │ │ │ addsmi sp, r9, #76 @ 0x4c │ │ │ │ stcge 1, cr13, [r3], {249} @ 0xf9 │ │ │ │ @ instruction: 0x46206851 │ │ │ │ - @ instruction: 0xf7c02227 │ │ │ │ - @ instruction: 0xf89defe0 │ │ │ │ + @ instruction: 0xf7c12227 │ │ │ │ + @ instruction: 0xf89de818 │ │ │ │ tstcs r0, ip │ │ │ │ eorsne pc, r3, sp, lsl #17 │ │ │ │ eorsle r2, sp, r0, lsl #22 │ │ │ │ andcs r4, r2, #39936 @ 0x9c00 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ @ instruction: 0xf11e447b │ │ │ │ ands pc, r3, r7, asr #17 │ │ │ │ mvnscs pc, #64, 4 │ │ │ │ svclt 0x00084298 │ │ │ │ tstle pc, r1 │ │ │ │ - blmi 7f69a0 <__read_chk@plt+0x7915cc> │ │ │ │ + blmi 7f6930 <__read_chk@plt+0x79155c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 57e18c <__read_chk@plt+0x518db8> │ │ │ │ + blls 57e11c <__read_chk@plt+0x518d48> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12d0300 │ │ │ │ ldclt 0, cr11, [r0, #-84]! @ 0xffffffac │ │ │ │ @ instruction: 0xff5af7ff │ │ │ │ strb r2, [pc, r0]! │ │ │ │ ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ - ldc2 7, cr15, [r2], #-884 @ 0xfffffc8c │ │ │ │ + ldc2 7, cr15, [r0], #-884 @ 0xfffffc8c │ │ │ │ stmiavs r3!, {r3, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bmi 6d07f4 <__read_chk@plt+0x66b420> │ │ │ │ + bmi 6d0784 <__read_chk@plt+0x66b3b0> │ │ │ │ cmpcs r0, r3, lsl #26 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ - ldmib sl, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 561fe4 <__read_chk@plt+0x4fcc10> │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ subcc pc, fp, sp, lsl #17 │ │ │ │ - stc2 1, cr15, [ip], #-256 @ 0xffffff00 │ │ │ │ + blx ff5e05f2 <__read_chk@plt+0xff57b21e> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldmdavs r8, {r0, r1, r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ mcr2 7, 2, pc, cr6, cr15, {7} @ │ │ │ │ - @ instruction: 0xffb8f140 │ │ │ │ - blmi 45e0f4 <__read_chk@plt+0x3f8d20> │ │ │ │ + @ instruction: 0xff60f140 │ │ │ │ + blmi 45e084 <__read_chk@plt+0x3f8cb0> │ │ │ │ @ instruction: 0xe7e6447b │ │ │ │ andcs r4, r2, #13312 @ 0x3400 │ │ │ │ andcs r2, r5, r1, lsl #2 │ │ │ │ @ instruction: 0xf05f447b │ │ │ │ @ instruction: 0xe7d5fb7b │ │ │ │ - ldc 7, cr15, [r8], {192} @ 0xc0 │ │ │ │ - ldrshteq sl, [r7], -r4 │ │ │ │ + mrrc 7, 12, pc, r0, cr0 @ │ │ │ │ + eorseq sl, r7, r4, ror #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq sl, [r7], -r0 │ │ │ │ + eorseq sl, r7, r0, ror #16 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - mulseq fp, r8, pc @ │ │ │ │ - eorseq sl, r7, r8, ror #14 │ │ │ │ - andseq r1, fp, r2, lsr #31 │ │ │ │ - eorseq r5, r0, r6, ror fp │ │ │ │ - eoreq pc, sl, r8, lsr #3 │ │ │ │ - andseq r1, fp, ip, lsr pc │ │ │ │ + andseq r1, fp, ip, lsr #29 │ │ │ │ + ldrsbteq sl, [r7], -r8 │ │ │ │ + @ instruction: 0x001b1eb6 │ │ │ │ + eorseq r5, r0, sl, ror sl │ │ │ │ + strhteq pc, [sl], -ip @ │ │ │ │ + andseq r1, fp, r0, asr lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfb3bc <__read_chk@plt+0xfeb95fe8> │ │ │ │ + bl febfb34c <__read_chk@plt+0xfeb95f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 14, cr0, [r9, #-928]! @ 0xfffffc60 │ │ │ │ stcmi 0, cr11, [r9], #-776 @ 0xfffffcf8 │ │ │ │ cdpcc 6, 13, cr15, cr15, cr7, {2} │ │ │ │ cdppl 6, 14, cr15, cr15, cr11, {6} │ │ │ │ - blmi a753c8 <__read_chk@plt+0xa0fff4> │ │ │ │ + blmi a75358 <__read_chk@plt+0xa0ff84> │ │ │ │ mcrreq 6, 4, pc, r2, cr0 @ │ │ │ │ stcmi 2, cr15, [r1], #-768 @ 0xfffffd00 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r0, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9441 │ │ │ │ ldrmi r0, [r4], -r0, lsl #8 │ │ │ │ ldmdavs r1, {r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ movteq lr, #6913 @ 0x1b01 │ │ │ │ - blx 435206 <__read_chk@plt+0x3cfe32> │ │ │ │ - bl fefd4e08 <__read_chk@plt+0xfef6fa34> │ │ │ │ + blx 435196 <__read_chk@plt+0x3cfdc2> │ │ │ │ + bl fefd4d98 <__read_chk@plt+0xfef6f9c4> │ │ │ │ andle r0, ip, #460 @ 0x1cc │ │ │ │ - blmi 736a74 <__read_chk@plt+0x6d16a0> │ │ │ │ + blmi 736a04 <__read_chk@plt+0x6d1630> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 10fe274 <__read_chk@plt+0x1098ea0> │ │ │ │ + blls 10fe204 <__read_chk@plt+0x1098e30> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ sublt r2, r2, r0 │ │ │ │ mcrge 13, 0, fp, cr1, cr0, {3} │ │ │ │ andeq pc, r5, sp, lsl #2 │ │ │ │ andsvs r3, r1, r1, lsl #2 │ │ │ │ movwcs r2, #49663 @ 0xc1ff │ │ │ │ andcc pc, r4, sp, lsl #17 │ │ │ │ stc2 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf7c04630 │ │ │ │ - ldmdbmi r0, {r2, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdbmi r0, {r2, r3, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ rscseq pc, pc, #192, 2 @ 0x30 │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ - b ff5e2148 <__read_chk@plt+0xff57cd74> │ │ │ │ + bl 3e20d8 <__read_chk@plt+0x37cd04> │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ smlabbcc r3, sp, r8, pc @ │ │ │ │ - cdp 7, 3, cr15, cr4, cr0, {6} │ │ │ │ + cdp 7, 6, cr15, cr12, cr0, {6} │ │ │ │ @ instruction: 0x46034632 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf800f0c7 │ │ │ │ @ instruction: 0xf7c0e7ce │ │ │ │ - svclt 0x0000ebac │ │ │ │ - ldrhteq sl, [r7], -r4 │ │ │ │ + svclt 0x0000ebe4 │ │ │ │ + eorseq sl, r7, r4, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, sp, ip, ror #31 │ │ │ │ - eorseq sl, r7, r0, lsl #13 │ │ │ │ - andseq r1, fp, ip, lsr #29 │ │ │ │ + eorseq r9, sp, ip, asr r0 │ │ │ │ + ldrshteq sl, [r7], -r0 │ │ │ │ + andseq r1, fp, r0, asr #27 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfb484 <__read_chk@plt+0xfeb960b0> │ │ │ │ + bl febfb414 <__read_chk@plt+0xfeb96040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r3!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ cdpmi 0, 3, cr11, cr3, cr3, {4} │ │ │ │ ldrbtmi r2, [r9], #-526 @ 0xfffffdf2 │ │ │ │ ldrbtmi r4, [lr], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xffe2f139 │ │ │ │ - blvc fe992ea0 <__read_chk@plt+0xfe92dacc> │ │ │ │ + blvc fe992e30 <__read_chk@plt+0xfe92da5c> │ │ │ │ mvnlt r3, lr, lsl #8 │ │ │ │ strtmi r2, [r0], -r3, lsr #2 │ │ │ │ - stmda r4!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda ip, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ suble r2, r7, r0, lsl #26 │ │ │ │ suble r1, sl, r9, lsr #22 │ │ │ │ - blx ffc605f2 <__read_chk@plt+0xffbfb21e> │ │ │ │ - bllt 8b5adc <__read_chk@plt+0x850708> │ │ │ │ + blx ffc60582 <__read_chk@plt+0xffbfb1ae> │ │ │ │ + bllt 8b5a6c <__read_chk@plt+0x850698> │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ffce21cc <__read_chk@plt+0xffc7cdf8> │ │ │ │ + stc 7, cr15, [r8], #-768 @ 0xfffffd00 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ @ instruction: 0xf11d9400 │ │ │ │ ldrdcs pc, [r0], -pc @ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ andcs r4, ip, #32, 18 @ 0x80000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffbaf139 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ strcc r7, [ip], #-2851 @ 0xfffff4dd │ │ │ │ rscle r2, r3, r0, lsl #22 │ │ │ │ strtmi r2, [r0], -r3, lsr #2 │ │ │ │ - svc 0x00faf7c0 │ │ │ │ + ldmda r2!, {r0, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ bicsle r2, r5, r0, lsl #26 │ │ │ │ ldmdbmi r7, {r2, r3, r4, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c04479 │ │ │ │ - movwcs lr, #56268 @ 0xdbcc │ │ │ │ + movwcs lr, #56324 @ 0xdc04 │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ - blmi 5626d0 <__read_chk@plt+0x4fd2fc> │ │ │ │ + blmi 562660 <__read_chk@plt+0x4fd28c> │ │ │ │ bicscs pc, sl, r0, asr #4 │ │ │ │ ldmpl r3!, {r3, r7, r9, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ strdle r2, [r9], -r4 │ │ │ │ strb r2, [fp, r1] │ │ │ │ - ldc 7, cr15, [sl, #768]! @ 0x300 │ │ │ │ + ldcl 7, cr15, [r2, #768]! @ 0x300 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf030e7b4 │ │ │ │ ldrb pc, [r5, r5, lsr #26]! @ │ │ │ │ strb r2, [r1, r2] │ │ │ │ + andseq r1, fp, r6, lsr ip │ │ │ │ + eorseq sl, r7, lr, asr r6 │ │ │ │ + andseq r1, fp, r6, ror #26 │ │ │ │ andseq r1, fp, r2, lsr #26 │ │ │ │ - eorseq sl, r7, lr, ror #11 │ │ │ │ - andseq r1, fp, r2, asr lr │ │ │ │ - andseq r1, fp, lr, lsl #28 │ │ │ │ - @ instruction: 0x001b1df4 │ │ │ │ + andseq r1, fp, r8, lsl #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfb578 <__read_chk@plt+0xfeb961a4> │ │ │ │ + bl febfb508 <__read_chk@plt+0xfeb96134> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r1], #-896 @ 0xfffffc80 │ │ │ │ - blmi d10594 <__read_chk@plt+0xcab1c0> │ │ │ │ + blmi d10524 <__read_chk@plt+0xcab150> │ │ │ │ ldrbtmi r2, [ip], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0x4e314930 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ ldrbtmi r5, [lr], #-2275 @ 0xfffff71d │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xff60f139 │ │ │ │ stmdbmi ip!, {r3, r6, r7, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7c04479 │ │ │ │ - andcs lr, r3, #128, 22 @ 0x20000 │ │ │ │ + andcs lr, r3, #184, 22 @ 0x2e000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ strls r2, [r0, #-5] │ │ │ │ @ instruction: 0xff6ef11d │ │ │ │ - bmi a2c3c0 <__read_chk@plt+0x9c6fec> │ │ │ │ + bmi a2c350 <__read_chk@plt+0x9c6f7c> │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r6, lsr r1 │ │ │ │ @ instruction: 0x4604bd70 │ │ │ │ cdp2 0, 5, cr15, cr2, cr14, {5} │ │ │ │ andls r4, r2, r5, lsl #12 │ │ │ │ ldmdbmi lr, {r4, r8, r9, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7c04479 │ │ │ │ - strtmi lr, [r1], -r0, ror #22 │ │ │ │ + @ instruction: 0x4621eb98 │ │ │ │ movwcs r4, #54786 @ 0xd602 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ @ instruction: 0x4604f87f │ │ │ │ @ instruction: 0xf0d9a802 │ │ │ │ - blmi 6a3d88 <__read_chk@plt+0x63e9b4> │ │ │ │ + blmi 6a3d18 <__read_chk@plt+0x63e944> │ │ │ │ bicscs pc, sl, r0, asr #4 │ │ │ │ svclt 0x0008428c │ │ │ │ ldmpl r3!, {r1, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @@ -64531,22 +64503,22 @@ │ │ │ │ strb r2, [sl, r1] │ │ │ │ ldmpl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ udf #4612 @ 0x1204 │ │ │ │ - b fefe2344 <__read_chk@plt+0xfef7cf70> │ │ │ │ - ldrshteq sl, [r7], -lr │ │ │ │ + b ffde22d4 <__read_chk@plt+0xffd7cf00> │ │ │ │ + eorseq sl, r7, lr, ror #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, fp, lr, lsr #27 │ │ │ │ - ldrshteq sl, [r7], -r2 │ │ │ │ - andseq r1, fp, r0, ror sp │ │ │ │ - eorseq sl, r7, r2, asr #9 │ │ │ │ - andseq r1, fp, r8, ror #26 │ │ │ │ + andseq r1, fp, r2, asr #25 │ │ │ │ + eorseq sl, r7, r2, ror #10 │ │ │ │ + andseq r1, fp, r4, lsl #25 │ │ │ │ + eorseq sl, r7, r2, lsr r5 │ │ │ │ + andseq r1, fp, ip, ror ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0xf8dfb0c3 │ │ │ │ smlabbcs r0, r8, r6, r0 │ │ │ │ @@ -64558,52 +64530,52 @@ │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0x46631674 │ │ │ │ @ instruction: 0xb670f8df │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ cmpls r1, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ movwgt ip, #14855 @ 0x3a07 │ │ │ │ - blcs 16253c <__read_chk@plt+0xfd168> │ │ │ │ + blcs 1624cc <__read_chk@plt+0xfd0f8> │ │ │ │ andsvc r0, sl, r2, lsl ip │ │ │ │ @ instruction: 0x3658f8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, ip, pc} │ │ │ │ - blle 52f0c4 <__read_chk@plt+0x4c9cf0> │ │ │ │ + blle 52f054 <__read_chk@plt+0x4c9c80> │ │ │ │ svcvc 0x00faf5b3 │ │ │ │ @ instruction: 0xf8dfdb18 │ │ │ │ @ instruction: 0xf8df2648 │ │ │ │ ldrbtmi r3, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwhi pc, #49216 @ 0xc040 @ │ │ │ │ pop {r0, r1, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ @ instruction: 0xf85b262c │ │ │ │ @ instruction: 0xf8dee002 │ │ │ │ - bcs ac4f8 <__read_chk@plt+0x47124> │ │ │ │ + bcs ac488 <__read_chk@plt+0x470b4> │ │ │ │ sbcshi pc, fp, r0, asr #5 │ │ │ │ @ instruction: 0x261cf8df │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ ldmdavs r1, {r0, r1, r2, r9, ip, pc} │ │ │ │ svcvc 0x00faf5b1 │ │ │ │ @ instruction: 0xf8dfdadd │ │ │ │ @ instruction: 0xf85b2608 │ │ │ │ @ instruction: 0xf8dee002 │ │ │ │ @ instruction: 0xf5b22000 │ │ │ │ - ble ff5c0508 <__read_chk@plt+0xff55b134> │ │ │ │ + ble ff5c0498 <__read_chk@plt+0xff55b0c4> │ │ │ │ ldrbeq pc, [ip, #2271]! @ 0x8df @ │ │ │ │ andeq pc, r0, fp, asr r8 @ │ │ │ │ stmdavs r0, {r3, ip, pc} │ │ │ │ svcvs 0x00faf5b0 │ │ │ │ @ instruction: 0xf8dfdacb │ │ │ │ @ instruction: 0xf85b45f0 │ │ │ │ strls r4, [ip], #-4 │ │ │ │ @ instruction: 0xf5b46824 │ │ │ │ - ble ff14052c <__read_chk@plt+0xff0db158> │ │ │ │ + ble ff1404bc <__read_chk@plt+0xff0db0e8> │ │ │ │ strbpl pc, [r0, #2271]! @ 0x8df @ │ │ │ │ andpl pc, r5, fp, asr r8 @ │ │ │ │ stmdavs sp!, {r0, r3, r8, sl, ip, pc} │ │ │ │ svcvs 0x00faf5b5 │ │ │ │ orrsmi sp, r9, #757760 @ 0xb9000 │ │ │ │ orrsmi sp, r0, #-1224736768 @ 0xb7000000 │ │ │ │ @ instruction: 0x43a5d4b5 │ │ │ │ @@ -64621,49 +64593,49 @@ │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf11e2001 │ │ │ │ andsls pc, r2, r5, lsl fp @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r6, #160, 4 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ - blx 3e0a26 <__read_chk@plt+0x37b652> │ │ │ │ + blx 3e09b6 <__read_chk@plt+0x37b5e2> │ │ │ │ stmdacs r0, {r0, r1, r4, ip, pc} │ │ │ │ addshi pc, r2, #0 │ │ │ │ stmdbls lr, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7c02000 │ │ │ │ - tstcs r0, r8, ror sl │ │ │ │ + @ instruction: 0x2100eab0 │ │ │ │ ldc2l 0, cr15, [r0, #820]! @ 0x334 │ │ │ │ ldrbcc pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs pc, r3, fp, asr r8 @ │ │ │ │ andls r9, pc, #5120 @ 0x1400 │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ - b 148b200 <__read_chk@plt+0x1425e2c> │ │ │ │ + b 148b190 <__read_chk@plt+0x1425dbc> │ │ │ │ @ instruction: 0xf8d376d9 │ │ │ │ - blls 3cc5e0 <__read_chk@plt+0x36720c> │ │ │ │ + blls 3cc570 <__read_chk@plt+0x36719c> │ │ │ │ ldrbvc lr, [sl, pc, asr #20] │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ bicsvc lr, r8, #323584 @ 0x4f000 │ │ │ │ svccs 0x00009303 │ │ │ │ mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ strcs fp, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ rsble r2, fp, r0, lsl #8 │ │ │ │ - blcs cb210 <__read_chk@plt+0x65e3c> │ │ │ │ + blcs cb1a0 <__read_chk@plt+0x65dcc> │ │ │ │ cmnphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrcc pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blx 16d456 <__read_chk@plt+0x108082> │ │ │ │ - blls 639a38 <__read_chk@plt+0x5d4664> │ │ │ │ + blx 16d3e6 <__read_chk@plt+0x108012> │ │ │ │ + blls 6399c8 <__read_chk@plt+0x5d45f4> │ │ │ │ vstrle d2, [r4, #-16] │ │ │ │ ldmdavs r2, {r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0004542 │ │ │ │ @ instruction: 0xf9b5821c │ │ │ │ addsmi r2, r3, #4 │ │ │ │ sbcshi pc, r2, r0, asr #5 │ │ │ │ - blcs cb24c <__read_chk@plt+0x65e78> │ │ │ │ + blcs cb1dc <__read_chk@plt+0x65e08> │ │ │ │ andhi pc, ip, #0 │ │ │ │ umullcc pc, r0, r5, r8 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [ip], -r7, lsl #4 │ │ │ │ ldmdals r2, {r0, r1, r8, sl, sp} │ │ │ │ orreq pc, r0, r4, lsl #2 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @@ -64677,15 +64649,15 @@ │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r5, r6, r7, r8, sl, fp, ip} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r1, r3, r8, fp, ip, pc} │ │ │ │ stccs 7, cr4, [r2, #-608] @ 0xfffffda0 │ │ │ │ sbchi pc, ip, r0 │ │ │ │ @ instruction: 0xf0002d03 │ │ │ │ - blls 284920 <__read_chk@plt+0x21f54c> │ │ │ │ + blls 2848b0 <__read_chk@plt+0x21f4dc> │ │ │ │ ldrmi r6, [r1, #2074] @ 0x81a │ │ │ │ @ instruction: 0xf109bf1b │ │ │ │ vst2.8 {d16-d19}, [pc], r1 │ │ │ │ @ instruction: 0x360172fa │ │ │ │ svclt 0x001f9904 │ │ │ │ stmibvc r3!, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ smlabbeq r3, r1, fp, pc @ │ │ │ │ @@ -64713,205 +64685,205 @@ │ │ │ │ @ instruction: 0xf85b9d03 │ │ │ │ ldmdapl r9, {r0, r1, ip, sp}^ │ │ │ │ suble r2, r4, r0, lsl #26 │ │ │ │ stmdale sp!, {r0, r7, r9, lr} │ │ │ │ ldmdavs r2, {r0, r2, r9, fp, ip, pc} │ │ │ │ svclt 0x0018454a │ │ │ │ @ instruction: 0xf0002290 │ │ │ │ - blx 1449e6 <__read_chk@plt+0xdf612> │ │ │ │ + blx 144976 <__read_chk@plt+0xdf5a2> │ │ │ │ @ instruction: 0xf9b23209 │ │ │ │ - bls 628734 <__read_chk@plt+0x5c3360> │ │ │ │ + bls 6286c4 <__read_chk@plt+0x5c32f0> │ │ │ │ ldcle 2, cr4, [r0], #580 @ 0x244 │ │ │ │ - blx 1ad96e <__read_chk@plt+0x14859a> │ │ │ │ - blls 231754 <__read_chk@plt+0x1cc380> │ │ │ │ + blx 1ad8fe <__read_chk@plt+0x14852a> │ │ │ │ + blls 2316e4 <__read_chk@plt+0x1cc310> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf89480c4 │ │ │ │ - blcs b093c <__read_chk@plt+0x4b568> │ │ │ │ + blcs b08cc <__read_chk@plt+0x4b4f8> │ │ │ │ adcshi pc, pc, r0 │ │ │ │ str r2, [r0, r1, lsl #10] │ │ │ │ - bls 177744 <__read_chk@plt+0x112370> │ │ │ │ + bls 1776d4 <__read_chk@plt+0x112300> │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ - blx 16d592 <__read_chk@plt+0x1081be> │ │ │ │ + blx 16d522 <__read_chk@plt+0x10814e> │ │ │ │ stmdblt sl, {r1, r3, sl, lr}^ │ │ │ │ @ instruction: 0xf85b4af9 │ │ │ │ - blx 178766 <__read_chk@plt+0x113392> │ │ │ │ + blx 1786f6 <__read_chk@plt+0x113322> │ │ │ │ stmdavs r2!, {r3, r8, sl, ip, lr} │ │ │ │ addsmi r6, sl, #2818048 @ 0x2b0000 │ │ │ │ svcge 0x0057f63f │ │ │ │ - blcs cb3c4 <__read_chk@plt+0x65ff0> │ │ │ │ - bls 35b380 <__read_chk@plt+0x2f5fac> │ │ │ │ + blcs cb354 <__read_chk@plt+0x65f80> │ │ │ │ + bls 35b310 <__read_chk@plt+0x2f5f3c> │ │ │ │ ldrbmi r6, [r2, #-2066] @ 0xfffff7ee │ │ │ │ adchi pc, sp, r0 │ │ │ │ @ instruction: 0x2004f9b4 │ │ │ │ - blle 13f51cc <__read_chk@plt+0x138fdf8> │ │ │ │ - blcs cb39c <__read_chk@plt+0x65fc8> │ │ │ │ + blle 13f515c <__read_chk@plt+0x138fd88> │ │ │ │ + blcs cb32c <__read_chk@plt+0x65f58> │ │ │ │ @ instruction: 0xf894d05e │ │ │ │ - blcs b098c <__read_chk@plt+0x4b5b8> │ │ │ │ + blcs b091c <__read_chk@plt+0x4b548> │ │ │ │ strcs sp, [r2, #-90] @ 0xffffffa6 │ │ │ │ stclmi 7, cr14, [sl, #356]! @ 0x164 │ │ │ │ vqdmulh.s d15, d8, d2 │ │ │ │ @ instruction: 0xf85b4281 │ │ │ │ - bl 1547b4 <__read_chk@plt+0xef3e0> │ │ │ │ + bl 154744 <__read_chk@plt+0xef370> │ │ │ │ ldmle ip, {r2, r3, r8, sl}^ │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ ldmle r8, {r0, r4, r7, r9, lr}^ │ │ │ │ ldcls 7, cr14, [r2], {174} @ 0xae │ │ │ │ stmibmi r6!, {r0, r2, r9, sp}^ │ │ │ │ stmibvs r3!, {sp} │ │ │ │ tstls r0, #2030043136 @ 0x79000000 │ │ │ │ - ldmdb r6!, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr!, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46019b10 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ @ instruction: 0x2004f9b5 │ │ │ │ addsmi r9, sl, #22528 @ 0x5800 │ │ │ │ svcge 0x002ef77f │ │ │ │ ldmdavs sl, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xd0764590 │ │ │ │ @ instruction: 0xf1089904 │ │ │ │ vst2.8 {d16-d19}, [pc], r1 │ │ │ │ - b 147d3d0 <__read_chk@plt+0x1417ffc> │ │ │ │ - blx fe102b7a <__read_chk@plt+0xfe09d7a6> │ │ │ │ - bl ff2a4bfc <__read_chk@plt+0xff23f828> │ │ │ │ - blx 12ab7a <__read_chk@plt+0xc57a6> │ │ │ │ + b 147d360 <__read_chk@plt+0x1417f8c> │ │ │ │ + blx fe102b0a <__read_chk@plt+0xfe09d736> │ │ │ │ + bl ff2a4b8c <__read_chk@plt+0xff23f7b8> │ │ │ │ + blx 12ab0a <__read_chk@plt+0xc5736> │ │ │ │ usat r3, #28, r8, lsl #16 │ │ │ │ andcs r9, r5, #1152 @ 0x480 │ │ │ │ ldrdcs r4, [r0], -r4 @ │ │ │ │ ldrbtmi r6, [r9], #-2475 @ 0xfffff655 │ │ │ │ @ instruction: 0xf7c09310 │ │ │ │ - blls 4ded54 <__read_chk@plt+0x479980> │ │ │ │ + blls 4dedc4 <__read_chk@plt+0x4799f0> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf9b44798 │ │ │ │ - blls 62c828 <__read_chk@plt+0x5c7454> │ │ │ │ + blls 62c7b8 <__read_chk@plt+0x5c73e4> │ │ │ │ ldcle 2, cr4, [r1, #616]! @ 0x268 │ │ │ │ ldmdavs sl, {r3, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x001b4592 │ │ │ │ movweq pc, #4362 @ 0x110a @ │ │ │ │ rscsvs pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdbls r4, {r0, r8, r9, sl, ip, sp} │ │ │ │ - b 14944b0 <__read_chk@plt+0x142f0dc> │ │ │ │ - blx fe1033c6 <__read_chk@plt+0xfe09dff2> │ │ │ │ - bl ff324c48 <__read_chk@plt+0xff2bf874> │ │ │ │ - blx 12b3c6 <__read_chk@plt+0xc5ff2> │ │ │ │ + b 1494440 <__read_chk@plt+0x142f06c> │ │ │ │ + blx fe103356 <__read_chk@plt+0xfe09df82> │ │ │ │ + bl ff324bd8 <__read_chk@plt+0xff2bf804> │ │ │ │ + blx 12b356 <__read_chk@plt+0xc5f82> │ │ │ │ @ instruction: 0xe6d63a1a │ │ │ │ - blcs c2fd4 <__read_chk@plt+0x5dc00> │ │ │ │ + blcs c2f64 <__read_chk@plt+0x5db90> │ │ │ │ strcs sp, [r2, #-232] @ 0xffffff18 │ │ │ │ - blls 19e470 <__read_chk@plt+0x13909c> │ │ │ │ - blmi ff010cc0 <__read_chk@plt+0xfefab8ec> │ │ │ │ + blls 19e400 <__read_chk@plt+0x13902c> │ │ │ │ + blmi ff010c50 <__read_chk@plt+0xfefab87c> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blmi feede5bc <__read_chk@plt+0xfee791e8> │ │ │ │ - blx 12d2a2 <__read_chk@plt+0xc7ece> │ │ │ │ + blmi feede54c <__read_chk@plt+0xfee79178> │ │ │ │ + blx 12d232 <__read_chk@plt+0xc7e5e> │ │ │ │ @ instruction: 0xf85bf108 │ │ │ │ - blx 138876 <__read_chk@plt+0xd34a2> │ │ │ │ - blmi feea1090 <__read_chk@plt+0xfee3bcbc> │ │ │ │ + blx 138806 <__read_chk@plt+0xd3432> │ │ │ │ + blmi feea1020 <__read_chk@plt+0xfee3bc4c> │ │ │ │ strmi r5, [sp], #-2152 @ 0xfffff798 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ addsmi r5, r0, #10092544 @ 0x9a0000 │ │ │ │ svcge 0x0048f4bf │ │ │ │ - bls 29e3ac <__read_chk@plt+0x238fd8> │ │ │ │ + bls 29e33c <__read_chk@plt+0x238f68> │ │ │ │ ldrbtvc pc, [sl], #1103 @ 0x44f @ │ │ │ │ ldmdavs r2, {r2, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x17c81c51 │ │ │ │ strgt pc, [r1, #-2949] @ 0xfffff47b │ │ │ │ rsbne lr, r5, r0, asr #23 │ │ │ │ tstpne r0, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0004549 │ │ │ │ orrscs r8, r0, r3, lsl #2 │ │ │ │ tstpcc r9, r1, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0004f9b1 │ │ │ │ addmi r9, r8, #360448 @ 0x58000 │ │ │ │ mcrge 7, 7, pc, cr15, cr15, {1} @ │ │ │ │ - blx 1adaf6 <__read_chk@plt+0x148722> │ │ │ │ - blls 2318dc <__read_chk@plt+0x1cc508> │ │ │ │ + blx 1ada86 <__read_chk@plt+0x1486b2> │ │ │ │ + blls 23186c <__read_chk@plt+0x1cc498> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmibvc r3!, {r2, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strcs sl, [r1, #-3810] @ 0xfffff11e │ │ │ │ - blls 19e3f4 <__read_chk@plt+0x139020> │ │ │ │ + blls 19e384 <__read_chk@plt+0x138fb0> │ │ │ │ movwls r3, #13057 @ 0x3301 │ │ │ │ - bls 2de310 <__read_chk@plt+0x278f3c> │ │ │ │ + bls 2de2a0 <__read_chk@plt+0x278ecc> │ │ │ │ ldmdavs r2, {r2, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x17c81c51 │ │ │ │ @ instruction: 0xec01fb85 │ │ │ │ ldrbvs pc, [sl, #1103]! @ 0x44f @ │ │ │ │ rscne lr, ip, r0, asr #23 │ │ │ │ tstpne r0, r5, lsl #22 @ p-variant is OBSOLETE │ │ │ │ addle r4, r3, r1, asr r5 │ │ │ │ @ instruction: 0x1004f9b4 │ │ │ │ @ instruction: 0xf6bf428b │ │ │ │ ldr sl, [r1, r3, asr #30] │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ ldcge 8, cr9, [r7, #-72] @ 0xffffffb8 │ │ │ │ stc2l 1, cr15, [r4, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0xf0b32601 │ │ │ │ - blmi fe522df4 <__read_chk@plt+0xfe4bda20> │ │ │ │ + blmi fe522d84 <__read_chk@plt+0xfe4bd9b0> │ │ │ │ @ instruction: 0xf85b4622 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 63ea88 <__read_chk@plt+0x5d96b4> │ │ │ │ + blls 63ea18 <__read_chk@plt+0x5d9644> │ │ │ │ strls r1, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xf003179b │ │ │ │ @ instruction: 0xf0c50302 │ │ │ │ - blmi fe324798 <__read_chk@plt+0xfe2bf3c4> │ │ │ │ + blmi fe324728 <__read_chk@plt+0xfe2bf354> │ │ │ │ @ instruction: 0xf85b4601 │ │ │ │ movwls r3, #12291 @ 0x3003 │ │ │ │ @ instruction: 0xf0b34618 │ │ │ │ ldmdbls r2, {r0, r1, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0b2a814 │ │ │ │ ldmdbls r3, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0b2a815 │ │ │ │ ldmib sp, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0b30114 │ │ │ │ ldmdals r3, {r0, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffeaf0b2 │ │ │ │ @ instruction: 0xf0b29812 │ │ │ │ addcs pc, r8, #556 @ 0x22c │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ - stcl 7, cr15, [r4, #-764]! @ 0xfffffd04 │ │ │ │ + ldc 7, cr15, [ip, #764] @ 0x2fc │ │ │ │ @ instruction: 0xf11e9813 │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andsls r2, r7, r5, lsl #4 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ @ instruction: 0xf7c09618 │ │ │ │ - blmi 1e5ebd8 <__read_chk@plt+0x1df9804> │ │ │ │ + blmi 1e5ec48 <__read_chk@plt+0x1df9874> │ │ │ │ andsls r2, r9, sp, lsl r2 │ │ │ │ ldmdage pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sp} @ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blmi 1d89610 <__read_chk@plt+0x1d2423c> │ │ │ │ + blmi 1d895a0 <__read_chk@plt+0x1d241cc> │ │ │ │ ldrbtmi r9, [fp], #-1586 @ 0xfffff9ce │ │ │ │ - blge 649670 <__read_chk@plt+0x5e429c> │ │ │ │ + blge 649600 <__read_chk@plt+0x5e422c> │ │ │ │ @ instruction: 0xf7bf9335 │ │ │ │ - @ instruction: 0xf8bded4a │ │ │ │ + @ instruction: 0xf8bded82 │ │ │ │ stmdbmi pc!, {r5, r6, r7, ip, sp}^ @ │ │ │ │ vst1.8 {d18-d21}, [r3], r5 │ │ │ │ strtmi r7, [r0], -r0, lsl #7 │ │ │ │ teqmi r3, #2030043136 @ 0x79000000 │ │ │ │ rsccc pc, r0, sp, lsr #17 │ │ │ │ - ldmda r6!, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia lr!, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #108544 @ 0x1a800 │ │ │ │ strtmi r9, [r0], -sl, lsr #32 │ │ │ │ @ instruction: 0xf85b4969 │ │ │ │ ldrbtmi r3, [r9], #-3 │ │ │ │ @ instruction: 0xf7c09329 │ │ │ │ - blls 25eb88 <__read_chk@plt+0x1f97b4> │ │ │ │ + blls 25ebf8 <__read_chk@plt+0x1f9824> │ │ │ │ andsls r9, fp, r1, lsl sl │ │ │ │ - bmi 1a10e0c <__read_chk@plt+0x19aba38> │ │ │ │ - blmi 19f5bcc <__read_chk@plt+0x19907f8> │ │ │ │ + bmi 1a10d9c <__read_chk@plt+0x19ab9c8> │ │ │ │ + blmi 19f5b5c <__read_chk@plt+0x1990788> │ │ │ │ andmi pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf8c49b16 │ │ │ │ - blcs acdc0 <__read_chk@plt+0x479ec> │ │ │ │ + blcs acd50 <__read_chk@plt+0x4797c> │ │ │ │ stmdbmi r2!, {r0, r1, r3, r6, r8, r9, fp, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3644 @ 0xfffff1c4 │ │ │ │ - ldmda r6, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm lr, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwls r9, #6934 @ 0x1b16 │ │ │ │ andls r2, r0, r4, lsl r3 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7c04630 │ │ │ │ - @ instruction: 0xf8c4ea62 │ │ │ │ + @ instruction: 0xf8c4ea9a │ │ │ │ @ instruction: 0x46286130 │ │ │ │ @ instruction: 0xf88d2400 │ │ │ │ @ instruction: 0xf0344103 │ │ │ │ strmi pc, [r5], -r7, asr #29 │ │ │ │ svcvc 0x003af5b0 │ │ │ │ ldmdage r2, {r0, r1, r3, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xffccf11d │ │ │ │ @@ -64919,98 +64891,98 @@ │ │ │ │ vmax.f32 , q8, │ │ │ │ addsmi r2, sp, #1744830467 @ 0x68000003 │ │ │ │ stcge 4, cr15, [r8, #508]! @ 0x1fc │ │ │ │ strtmi r9, [r1], -pc, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2126 @ 0xfffff7b2 │ │ │ │ @ instruction: 0xf0cd601c │ │ │ │ ldr pc, [ip, #-2987]! @ 0xfffff455 │ │ │ │ - blcs c3200 <__read_chk@plt+0x5de2c> │ │ │ │ + blcs c3190 <__read_chk@plt+0x5ddbc> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr14, cr15, {1} │ │ │ │ strcs r4, [r3, #-1580] @ 0xfffff9d4 │ │ │ │ - bls 31e260 <__read_chk@plt+0x2b8e8c> │ │ │ │ + bls 31e1f0 <__read_chk@plt+0x2b8e1c> │ │ │ │ ldmdavs r2, {r2, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x17c81c51 │ │ │ │ @ instruction: 0xec01fb84 │ │ │ │ ldrbtvs pc, [sl], #1103 @ 0x44f @ │ │ │ │ rscne lr, ip, r0, asr #23 │ │ │ │ tstpne r0, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf43f4541 │ │ │ │ @ instruction: 0xf9b5ae98 │ │ │ │ addmi r1, fp, #4 │ │ │ │ ldclge 6, cr15, [r4, #764] @ 0x2fc │ │ │ │ ldmdbmi lr!, {r1, r2, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ cdpge 2, 3, cr2, cr12, cr5, {0} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda sl, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r2, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46012213 │ │ │ │ @ instruction: 0xf7c04630 │ │ │ │ - ldr lr, [r6, r6, lsl #22]! │ │ │ │ + @ instruction: 0xe7b6eb3e │ │ │ │ andcs r9, r5, #4608 @ 0x1200 │ │ │ │ andcs r4, r0, r7, lsr r9 │ │ │ │ ldrbtmi r9, [r9], #-784 @ 0xfffffcf0 │ │ │ │ - @ instruction: 0xf7bf69a5 │ │ │ │ - @ instruction: 0x4601effc │ │ │ │ + @ instruction: 0xf7c069a5 │ │ │ │ + @ instruction: 0x4601e834 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ addscs r9, r0, #16, 22 @ 0x4000 │ │ │ │ - blls 25e370 <__read_chk@plt+0x1f8f9c> │ │ │ │ + blls 25e300 <__read_chk@plt+0x1f8f2c> │ │ │ │ @ instruction: 0xf083a812 │ │ │ │ movwls r0, #25345 @ 0x6301 │ │ │ │ @ instruction: 0xff7cf11d │ │ │ │ @ instruction: 0xf11da813 │ │ │ │ ldrb pc, [fp, #-3961] @ 0xfffff087 @ │ │ │ │ tstlt r3, r2, lsl fp │ │ │ │ @ instruction: 0xf11da812 │ │ │ │ stmdbmi sl!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7bf4479 │ │ │ │ - andcs lr, r4, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0xf7c04479 │ │ │ │ + andcs lr, r4, #24, 16 @ 0x180000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf05e2005 │ │ │ │ strbt pc, [r6], #3777 @ 0xec1 @ │ │ │ │ - svc 0x005ef7bf │ │ │ │ - eorseq sl, r7, r4, lsl #8 │ │ │ │ - andseq r1, fp, ip, asr #28 │ │ │ │ + svc 0x0096f7bf │ │ │ │ + eorseq sl, r7, r4, ror r4 │ │ │ │ + andseq r1, fp, r0, ror #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r7, r8, ror #7 │ │ │ │ + eorseq sl, r7, r8, asr r4 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ - ldrhteq sl, [r7], -r2 │ │ │ │ + eorseq sl, r7, r2, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #30 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r0, lsl #25 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - andseq r1, fp, lr, lsl ip │ │ │ │ - eorseq r5, r0, sl, asr r8 │ │ │ │ - eoreq r9, lr, sl, lsr #1 │ │ │ │ + andseq r1, fp, r2, lsr fp │ │ │ │ + eorseq r5, r0, lr, asr r7 │ │ │ │ + strhteq r8, [lr], -lr │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ muleq r0, r0, sp │ │ │ │ - andseq pc, fp, ip, lsr #19 │ │ │ │ + andseq pc, fp, r0, asr #17 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - andseq r1, fp, r4, lsl #21 │ │ │ │ - @ instruction: 0x001b19f6 │ │ │ │ + mulseq fp, r8, r9 │ │ │ │ + andseq r1, fp, sl, lsl #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ - andseq r1, fp, r4, lsl #18 │ │ │ │ + andseq r1, fp, r8, lsl r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xffffe9a3 │ │ │ │ - @ instruction: 0x001b18d4 │ │ │ │ + andseq r1, fp, r8, ror #15 │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x001b18d2 │ │ │ │ - andseq r1, fp, ip, ror r7 │ │ │ │ + andseq r1, fp, r6, ror #15 │ │ │ │ + mulseq fp, r0, r6 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x001b18ba │ │ │ │ - andseq r1, fp, r6, lsl #17 │ │ │ │ - andseq r1, fp, lr, lsr #16 │ │ │ │ - andseq r1, fp, r6, lsl #14 │ │ │ │ - andseq r1, fp, r4, lsl #13 │ │ │ │ + andseq r1, fp, lr, asr #15 │ │ │ │ + mulseq fp, sl, r7 │ │ │ │ + andseq r1, fp, r2, asr #14 │ │ │ │ + andseq r1, fp, sl, lsl r6 │ │ │ │ + mulseq fp, r8, r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe8e2ed0 <__read_chk@plt+0xfe87dafc> │ │ │ │ + bleq fe8e2e60 <__read_chk@plt+0xfe87da8c> │ │ │ │ ldcmi 2, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ @ instruction: 0x460534f4 │ │ │ │ ldrbthi pc, [r0], #2271 @ 0x8df @ │ │ │ │ andls r4, r4, #144703488 @ 0x8a00000 │ │ │ │ @ instruction: 0xf8df2100 │ │ │ │ ldrbtmi r2, [r8], #1260 @ 0x4ec │ │ │ │ @@ -65018,25 +64990,25 @@ │ │ │ │ ldrmi r2, [r0], -r6, lsl #4 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3434 │ │ │ │ @ instruction: 0xf11d0300 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ subshi pc, r5, #0 │ │ │ │ strmi sl, [r6], -sl, lsl #30 │ │ │ │ - blx fe5e1136 <__read_chk@plt+0xfe57bd62> │ │ │ │ + blx fe10c6 <__read_chk@plt+0xf7bcf2> │ │ │ │ @ instruction: 0xf8ca2300 │ │ │ │ andcs r0, r1, #0 │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ andcs r4, r2, #24, 12 @ 0x1800000 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ - blx 1a60eb8 <__read_chk@plt+0x19fbae4> │ │ │ │ + blx 1a60e48 <__read_chk@plt+0x19fba74> │ │ │ │ @ instruction: 0xb1206038 │ │ │ │ stmiblt r3!, {r0, r1, fp, ip, sp, lr}^ │ │ │ │ - @ instruction: 0xf1454638 │ │ │ │ - @ instruction: 0xf8daf819 │ │ │ │ + @ instruction: 0xf1444638 │ │ │ │ + @ instruction: 0xf8daffc1 │ │ │ │ ldmiblt ip, {ip, sp, pc}^ │ │ │ │ andmi pc, r0, fp, lsr #17 │ │ │ │ eorsvs pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf8df2490 │ │ │ │ ldrbtmi r3, [sl], #-1152 @ 0xfffffb80 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -65046,18 +65018,18 @@ │ │ │ │ vqsub.s8 d8, d13, d19 │ │ │ │ pop {r2, r3, r4, r5, r8, sl, fp, lr} │ │ │ │ @ instruction: 0x46018ff0 │ │ │ │ @ instruction: 0x463069b3 │ │ │ │ bfi r4, r8, #15, #15 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andls pc, r0, fp, lsr #17 │ │ │ │ - blx fe4611a6 <__read_chk@plt+0xfe3fbdd2> │ │ │ │ + blx e61136 <__read_chk@plt+0xdfbd62> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ eorseq pc, ip, fp, asr #17 │ │ │ │ - beq e0d98 <__read_chk@plt+0x7b9c4> │ │ │ │ + beq e0d28 <__read_chk@plt+0x7b954> │ │ │ │ ldrsbtlt pc, [ip], -r3 @ │ │ │ │ eorsvs pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf8ab07e6 │ │ │ │ strble sl, [r1], #-0 │ │ │ │ cmppeq r0, #-1073741822 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ movwls r0, #22304 @ 0x5720 │ │ │ │ adchi pc, r4, r0, lsl #2 │ │ │ │ @@ -65071,153 +65043,153 @@ │ │ │ │ tstcs r1, r0, lsr r1 │ │ │ │ @ instruction: 0xf8e8f139 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ rscshi pc, r7, r0 │ │ │ │ ldrle r0, [r5, #1955]! @ 0x7a3 │ │ │ │ ldrdcc pc, [r0], #133 @ 0x85 │ │ │ │ adcsle r2, r1, r0, lsl #22 │ │ │ │ - blcs bf520 <__read_chk@plt+0x5a14c> │ │ │ │ - blmi 5c370 │ │ │ │ + blcs bf4b0 <__read_chk@plt+0x5a0dc> │ │ │ │ + blmi 5c300 │ │ │ │ ldrbtmi r2, [fp], #-1027 @ 0xfffffbfd │ │ │ │ @ instruction: 0xf7fe60ab │ │ │ │ ldmmi ip!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ cmncs r9, r8, ror r4 │ │ │ │ @ instruction: 0xf03b9400 │ │ │ │ ldmdacs r9!, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ cmpphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ orrsle r2, fp, r8, ror r8 │ │ │ │ @ instruction: 0x46224bf6 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf05e447b │ │ │ │ @ instruction: 0xf04ffdc9 │ │ │ │ @ instruction: 0xe79230ff │ │ │ │ - blx fe124a <__read_chk@plt+0xf7be76> │ │ │ │ + blx ff9e11d8 <__read_chk@plt+0xff97be04> │ │ │ │ strmi r4, [r6], -r3, lsl #12 │ │ │ │ subseq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8234650 │ │ │ │ movwls sl, #23376 @ 0x5b50 │ │ │ │ ldc2l 1, cr15, [sl], #52 @ 0x34 │ │ │ │ stmiami ip!, {r4, r5, r6, r7, sp, lr}^ │ │ │ │ @ instruction: 0xf15e4478 │ │ │ │ - teqpvs r0, r9 @ @ p-variant is OBSOLETE │ │ │ │ - blx 76126e <__read_chk@plt+0x6fbe9a> │ │ │ │ + teqpvs r0, r1, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + blx ff1611fc <__read_chk@plt+0xff0fbe28> │ │ │ │ adcsvs r4, r0, r3, lsl #13 │ │ │ │ ldrbtmi r4, [r8], #-2280 @ 0xfffff718 │ │ │ │ - blx ff4e129c <__read_chk@plt+0xff47bec8> │ │ │ │ + blx 1ee122c <__read_chk@plt+0x1e7be58> │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ ldrdlt pc, [r8], -r6 │ │ │ │ ldrbtmi r4, [r8], #-2277 @ 0xfffff71b │ │ │ │ - blx ff2e12ac <__read_chk@plt+0xff27bed8> │ │ │ │ + blx 1ce123c <__read_chk@plt+0x1c7be68> │ │ │ │ @ instruction: 0xf8cb2206 │ │ │ │ ldrbmi r0, [r1], -r4 │ │ │ │ @ instruction: 0xf11d4648 │ │ │ │ strmi pc, [r3], r1, asr #30 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10d819c │ │ │ │ strmi r0, [r1], -r4, lsr #18 │ │ │ │ @ instruction: 0x46486370 │ │ │ │ ldc2l 0, cr15, [r4, #712] @ 0x2c8 │ │ │ │ stmdbls r9, {r0, r1, r3, r4, r6, r7, fp, lr} │ │ │ │ @ instruction: 0xf0b24478 │ │ │ │ - blmi ff764610 <__read_chk@plt+0xff6ff23c> │ │ │ │ + blmi ff7645a0 <__read_chk@plt+0xff6ff1cc> │ │ │ │ @ instruction: 0xf8589909 │ │ │ │ movwls r3, #24579 @ 0x6003 │ │ │ │ @ instruction: 0xf0b24618 │ │ │ │ ldmmi r7, {r0, r1, r5, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [r8], #-2313 @ 0xfffff6f7 │ │ │ │ mrc2 0, 0, pc, cr14, cr2, {5} │ │ │ │ stmdbls r9, {r0, r2, r4, r6, r7, r8, r9, fp, lr} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r6, lsl #6 │ │ │ │ mrc2 0, 0, pc, cr6, cr2, {5} │ │ │ │ stmdbls r9, {r1, r4, r6, r7, fp, lr} │ │ │ │ @ instruction: 0xf0b24478 │ │ │ │ stmdbls r9, {r0, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf13e4628 │ │ │ │ - stmdbls r9, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r9, {r0, r1, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46284652 │ │ │ │ - blx de12a2 <__read_chk@plt+0xd7bece> │ │ │ │ + blx ff7e1230 <__read_chk@plt+0xff77be5c> │ │ │ │ @ instruction: 0xf11e4658 │ │ │ │ @ instruction: 0xf7c0fb61 │ │ │ │ - ldrbtvs lr, [r0], #-2182 @ 0xfffff77a │ │ │ │ + ldrbtvs lr, [r0], #-2238 @ 0xfffff742 │ │ │ │ @ instruction: 0xf0b24658 │ │ │ │ @ instruction: 0x0720fdbd │ │ │ │ svcge 0x005cf57f │ │ │ │ - blx ff5e1318 <__read_chk@plt+0xff57bf44> │ │ │ │ + blx 1fe12a8 <__read_chk@plt+0x1f7bed4> │ │ │ │ strmi r9, [r2], r5, lsl #22 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46036018 │ │ │ │ @ instruction: 0xf8234648 │ │ │ │ movwls r9, #23376 @ 0x5b50 │ │ │ │ ldc2 1, cr15, [r0], {13} │ │ │ │ andeq pc, ip, sl, asr #17 │ │ │ │ ldrbtmi r4, [r8], #-2238 @ 0xfffff742 │ │ │ │ - blx 1c61360 <__read_chk@plt+0x1bfbf8c> │ │ │ │ + blx 6612f0 <__read_chk@plt+0x5fbf1c> │ │ │ │ andseq pc, r0, sl, asr #17 │ │ │ │ - blx fec61344 <__read_chk@plt+0xfebfbf70> │ │ │ │ + blx 16612d4 <__read_chk@plt+0x15fbf00> │ │ │ │ @ instruction: 0xf8ca4606 │ │ │ │ ldmmi sl!, {r3} │ │ │ │ @ instruction: 0xf15e4478 │ │ │ │ - eorsvs pc, r0, r3, ror #20 │ │ │ │ + eorsvs pc, r0, fp, lsl #20 │ │ │ │ ldrdvs pc, [r8], -sl │ │ │ │ ldrbtmi r4, [r8], #-2231 @ 0xfffff749 │ │ │ │ - blx 17e1384 <__read_chk@plt+0x177bfb0> │ │ │ │ + blx 1e1314 <__read_chk@plt+0x17bf40> │ │ │ │ rsbsvs r2, r0, r6, lsl #4 │ │ │ │ andcs r4, r1, r9, asr #12 │ │ │ │ mrc2 1, 6, pc, cr6, cr13, {0} │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ teqphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xae0d49b1 │ │ │ │ ldrbtmi r6, [r9], #-2434 @ 0xfffff67e │ │ │ │ eorseq pc, r4, sl, asr #17 │ │ │ │ stmibmi pc!, {r4, r7, r8, r9, sl, lr} @ │ │ │ │ @ instruction: 0x2018f8db │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ - blmi febf6c7c <__read_chk@plt+0xfeb918a8> │ │ │ │ + blmi febf6c0c <__read_chk@plt+0xfeb91838> │ │ │ │ strge lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ ldrbtmi r4, [fp], #-1698 @ 0xfffff95e │ │ │ │ ands r4, r2, ip, lsl r6 │ │ │ │ @ instruction: 0xf810f010 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r0, r1, #4194304 @ 0x400000 │ │ │ │ strls r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ - ldmda sl!, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r2!, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnsls pc, #8781824 @ 0x860000 │ │ │ │ @ instruction: 0x46584631 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ mulcs r0, r8, r7 │ │ │ │ - stc2l 1, cr15, [r8, #260]! @ 0x104 │ │ │ │ + ldc2 1, cr15, [r0, #260] @ 0x104 │ │ │ │ mcrrne 6, 0, r4, r1, cr5 │ │ │ │ ldrbmi sp, [r4], -r6, ror #3 │ │ │ │ @ instruction: 0xa018f8dd │ │ │ │ stcls 6, cr4, [r7, #-352] @ 0xfffffea0 │ │ │ │ - blx ffde1300 <__read_chk@plt+0xffd7bf2c> │ │ │ │ - ldmda r8, {r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blx ffde1290 <__read_chk@plt+0xffd7bebc> │ │ │ │ + ldmda r0, {r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ subeq pc, r4, sl, asr #17 │ │ │ │ @ instruction: 0xf155e6f2 │ │ │ │ - blls 223844 <__read_chk@plt+0x1be470> │ │ │ │ + blls 223674 <__read_chk@plt+0x1be2a0> │ │ │ │ andsvs r4, r8, r2, lsl #13 │ │ │ │ ldrtmi r4, [r0], -r3, lsl #12 │ │ │ │ - blvs 14e2f30 <__read_chk@plt+0x147db5c> │ │ │ │ + blvs 14e2ec0 <__read_chk@plt+0x147daec> │ │ │ │ @ instruction: 0xf10d9305 │ │ │ │ @ instruction: 0xf8cafc29 │ │ │ │ ldmmi r1, {r2, r3} │ │ │ │ @ instruction: 0xf15e4478 │ │ │ │ - @ instruction: 0xf8cafa07 │ │ │ │ + @ instruction: 0xf8caf9af │ │ │ │ @ instruction: 0xf1550010 │ │ │ │ - strmi pc, [r3], r7, asr #20 │ │ │ │ + strmi pc, [r3], pc, ror #19 │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ ldrbtmi r4, [r8], #-2188 @ 0xfffff774 │ │ │ │ - @ instruction: 0xf9fcf15e │ │ │ │ + @ instruction: 0xf9a4f15e │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ ldrdlt pc, [r8], -sl │ │ │ │ ldrbtmi r4, [r8], #-2185 @ 0xfffff777 │ │ │ │ - @ instruction: 0xf9f4f15e │ │ │ │ + @ instruction: 0xf99cf15e │ │ │ │ @ instruction: 0xf8cb2206 │ │ │ │ ldrtmi r0, [r1], -r4 │ │ │ │ @ instruction: 0xf11d2001 │ │ │ │ strmi pc, [r3], sp, ror #28 │ │ │ │ suble r2, r1, r0, lsl #16 │ │ │ │ strmi sl, [r1], -r9, lsl #22 │ │ │ │ eorseq pc, r4, sl, asr #17 │ │ │ │ @@ -65239,370 +65211,370 @@ │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10d8094 │ │ │ │ @ instruction: 0x46320930 │ │ │ │ strbmi r2, [r8], -r5, lsl #6 │ │ │ │ @ instruction: 0xf0b29600 │ │ │ │ @ instruction: 0xf0b2fbdd │ │ │ │ - blls 2647b0 <__read_chk@plt+0x1ff3dc> │ │ │ │ + blls 264740 <__read_chk@plt+0x1ff36c> │ │ │ │ ldmdavs r9, {r2, r3, fp, ip, pc} │ │ │ │ mrc2 0, 7, pc, cr8, cr2, {5} │ │ │ │ @ instruction: 0x46034631 │ │ │ │ strbmi r9, [r0], -r7, lsl #20 │ │ │ │ @ instruction: 0xf13a461e │ │ │ │ @ instruction: 0x4658fa9d │ │ │ │ stc2l 0, cr15, [r2], #712 @ 0x2c8 │ │ │ │ cmnle sp, r0, lsl #28 │ │ │ │ @ instruction: 0xf11e4658 │ │ │ │ @ instruction: 0xf7bffa7b │ │ │ │ - @ instruction: 0xf8caefa0 │ │ │ │ + @ instruction: 0xf8caefd8 │ │ │ │ str r0, [pc], r4, asr #32 │ │ │ │ - @ instruction: 0xf9f2f155 │ │ │ │ + @ instruction: 0xf99af155 │ │ │ │ strmi r9, [r4], -r5, lsl #22 │ │ │ │ movwcs r6, #8216 @ 0x2018 │ │ │ │ andcs r8, r0, r3 │ │ │ │ - blx fed613ce <__read_chk@plt+0xfecfbffa> │ │ │ │ + blx fed6135e <__read_chk@plt+0xfecfbf8a> │ │ │ │ ldrdcc pc, [r0], #133 @ 0x85 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ teqlt r3, r0, ror #1 │ │ │ │ - bcs bf010 <__read_chk@plt+0x59c3c> │ │ │ │ + bcs befa0 <__read_chk@plt+0x59bcc> │ │ │ │ ldmdavs r9, {r0, r1, r4, r5, r6, ip, lr, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ stmib sp, {r0, r1, r3, r4, r9, fp, sp, lr}^ │ │ │ │ cdpge 3, 0, cr2, cr13, cr1, {0} │ │ │ │ andcs r4, r1, #84992 @ 0x14c00 │ │ │ │ @ instruction: 0xf04f4630 │ │ │ │ ldrbtmi r0, [fp], #-2048 @ 0xfffff800 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ - svc 0x0082f7bf │ │ │ │ + svc 0x00baf7bf │ │ │ │ @ instruction: 0xf88d4630 │ │ │ │ @ instruction: 0xf15e8433 │ │ │ │ - andcs pc, r6, #1916928 @ 0x1d4000 │ │ │ │ + andcs pc, r6, #475136 @ 0x74000 │ │ │ │ strbmi r6, [r1], -r0, lsr #2 │ │ │ │ @ instruction: 0xf11d2001 │ │ │ │ strmi pc, [r6], -pc, ror #27 │ │ │ │ suble r2, sl, r0, lsl #16 │ │ │ │ movwcs r6, #9056 @ 0x2360 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ movwls r4, #5698 @ 0x1642 │ │ │ │ stmdbls r4, {r0, r1, r6, r9, sl, lr} │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - stc2 1, cr15, [r4, #-344] @ 0xfffffea8 │ │ │ │ + stc2 1, cr15, [ip], #344 @ 0x158 │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r1, r2, r3, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmibvs r3!, {r1, r3, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0x47984630 │ │ │ │ @ instruction: 0xf7bf6838 │ │ │ │ - ldmdbmi sl!, {r1, r2, r3, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdbmi sl!, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrbtmi r6, [r9], #-2483 @ 0xfffff64d │ │ │ │ ldrtmi r6, [r0], -r0, ror #8 │ │ │ │ @ instruction: 0xf8d54798 │ │ │ │ stmdbls r4, {r2, r3, r4, r5, r7} │ │ │ │ strbmi r4, [r2], -r3, asr #12 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ mrc2 1, 5, pc, cr10, cr14, {0} │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r4, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmibvs r3!, {r2, r3, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0x47984630 │ │ │ │ @ instruction: 0xf7bf6838 │ │ │ │ - stclvs 15, cr14, [r3], #-192 @ 0xffffff40 │ │ │ │ + stclvs 15, cr14, [r3], #-416 @ 0xfffffe60 │ │ │ │ strbtvs r4, [r3], #-1027 @ 0xfffffbfd │ │ │ │ mcrmi 5, 1, lr, cr10, cr6, {6} │ │ │ │ @ instruction: 0xf0b24658 │ │ │ │ ldrbtmi pc, [lr], #-3171 @ 0xfffff39d @ │ │ │ │ andcs r4, r4, #40, 22 @ 0xa000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0x9600447b │ │ │ │ @ instruction: 0xf90cf11d │ │ │ │ - blmi a1e950 <__read_chk@plt+0x9b957c> │ │ │ │ + blmi a1e8e0 <__read_chk@plt+0x9b950c> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx ffe6120a <__read_chk@plt+0xffdfbe36> │ │ │ │ + blx ffe6119a <__read_chk@plt+0xffdfbdc6> │ │ │ │ @ instruction: 0xf04fe62b │ │ │ │ @ instruction: 0xe78b32ff │ │ │ │ - ldc 7, cr15, [r0], {191} @ 0xbf │ │ │ │ + stcl 7, cr15, [r8], {191} @ 0xbf │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r7, sl, asr #25 │ │ │ │ - eorseq r9, r7, r8, asr #25 │ │ │ │ - eorseq r9, r7, r6, ror #24 │ │ │ │ + eorseq r9, r7, sl, lsr sp │ │ │ │ + eorseq r9, r7, r8, lsr sp │ │ │ │ + ldrsbteq r9, [r7], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffe6c3 │ │ │ │ - andseq r1, fp, r4, asr r7 │ │ │ │ - andseq r1, fp, ip, ror r7 │ │ │ │ - andseq r1, fp, r4, lsr #12 │ │ │ │ - eoreq pc, pc, sl, lsl #6 │ │ │ │ - andseq r1, fp, lr, lsl r6 │ │ │ │ - @ instruction: 0x001b15fc │ │ │ │ + andseq r1, fp, r8, ror #12 │ │ │ │ + mulseq fp, r0, r6 │ │ │ │ + andseq r1, fp, r8, lsr r5 │ │ │ │ + eoreq pc, pc, lr, lsl #4 │ │ │ │ + andseq r1, fp, r2, lsr r5 │ │ │ │ + andseq r1, fp, r0, lsl r5 │ │ │ │ @ instruction: 0x000016b8 │ │ │ │ - @ instruction: 0x001b15f2 │ │ │ │ + andseq r1, fp, r6, lsl #10 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - eorseq r5, r0, r0, asr #32 │ │ │ │ - mulseq fp, r2, r5 │ │ │ │ - eoreq pc, pc, r0, lsr r2 @ │ │ │ │ - andseq r1, fp, r2, lsl #11 │ │ │ │ - andseq r1, fp, lr, ror #10 │ │ │ │ - andseq r1, fp, sl, ror r5 │ │ │ │ - mulseq fp, sl, r5 │ │ │ │ - andseq r1, fp, r8, lsr r5 │ │ │ │ - eoreq pc, pc, r2, ror #2 │ │ │ │ - andseq r1, fp, lr, lsr #10 │ │ │ │ + eorseq r4, r0, r4, asr #30 │ │ │ │ + andseq r1, fp, r6, lsr #9 │ │ │ │ + eoreq pc, pc, r4, lsr r1 @ │ │ │ │ + mulseq fp, r6, r4 │ │ │ │ + andseq r1, fp, r2, lsl #9 │ │ │ │ + andseq r1, fp, lr, lsl #9 │ │ │ │ + andseq r1, fp, lr, lsr #9 │ │ │ │ + andseq r1, fp, ip, asr #8 │ │ │ │ + eoreq pc, pc, r6, rrx │ │ │ │ + andseq r1, fp, r2, asr #8 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq r1, fp, lr, ror r4 │ │ │ │ - andseq r1, fp, sl, asr #1 │ │ │ │ - andseq r1, fp, sl, ror r2 │ │ │ │ - mulseq fp, r8, r3 │ │ │ │ - andseq r1, fp, sl, ror r2 │ │ │ │ + mulseq fp, r2, r3 │ │ │ │ + @ instruction: 0x001b0fde │ │ │ │ + andseq r1, fp, lr, lsl #3 │ │ │ │ + andseq r1, fp, ip, lsr #5 │ │ │ │ + andseq r1, fp, lr, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfc324 <__read_chk@plt+0xfeb96f50> │ │ │ │ + bl febfc2b4 <__read_chk@plt+0xfeb96ee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 10e90cc <__read_chk@plt+0x1083cf8> │ │ │ │ - blmi 111133c <__read_chk@plt+0x10abf68> │ │ │ │ + bmi 10e905c <__read_chk@plt+0x1083c88> │ │ │ │ + blmi 11112cc <__read_chk@plt+0x10abef8> │ │ │ │ stclmi 4, cr4, [r1, #-488] @ 0xfffffe18 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorsle r2, r4, r0, lsl #16 │ │ │ │ - blcs 1883154 <__read_chk@plt+0x181dd80> │ │ │ │ + blcs 18830e4 <__read_chk@plt+0x181dd10> │ │ │ │ ldmdbmi ip!, {r0, r4, r5, r8, ip, lr, pc} │ │ │ │ strtmi r1, [r0], -r4, asr #24 │ │ │ │ @ instruction: 0xf7bf4479 │ │ │ │ - bllt 8e0ed8 <__read_chk@plt+0x87bb04> │ │ │ │ + bllt 8e0f48 <__read_chk@plt+0x87bb74> │ │ │ │ stmiapl sp!, {r0, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ - bcs afa3c <__read_chk@plt+0x4a668> │ │ │ │ + bcs af9cc <__read_chk@plt+0x4a5f8> │ │ │ │ ldmdavc r1, {r1, r4, r6, ip, lr, pc} │ │ │ │ - bmi dd3598 <__read_chk@plt+0xd6e1c4> │ │ │ │ + bmi dd3528 <__read_chk@plt+0xd6e154> │ │ │ │ @ instruction: 0xf8d3447a │ │ │ │ strbtmi r1, [r8], -r4, lsr #5 │ │ │ │ @ instruction: 0xf1669200 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034604 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ stmdacs r0, {r3, r9, fp} │ │ │ │ stmdavc r3, {r0, r6, ip, lr, pc} │ │ │ │ teqle r7, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ stmdbmi sl!, {r2, r4, r5, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - svc 0x0034f7bf │ │ │ │ + svc 0x006cf7bf │ │ │ │ strcs fp, [r0], #-360 @ 0xfffffe98 │ │ │ │ - blmi 8b7a50 <__read_chk@plt+0x85267c> │ │ │ │ + blmi 8b79e0 <__read_chk@plt+0x85260c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ff224 <__read_chk@plt+0x99e50> │ │ │ │ + blls ff1b4 <__read_chk@plt+0x99de0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r3, r0, lsl #6 │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ - blmi 81468c <__read_chk@plt+0x7af2b8> │ │ │ │ + blmi 81461c <__read_chk@plt+0x7af248> │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldmdbcs r8, {r1, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavc r1, {r1, r8, r9, ip, sp, pc} │ │ │ │ - bmi 7d3608 <__read_chk@plt+0x76e234> │ │ │ │ + bmi 7d3598 <__read_chk@plt+0x76e1c4> │ │ │ │ @ instruction: 0xf8d3447a │ │ │ │ strbtmi r1, [r8], -r4, lsr #5 │ │ │ │ @ instruction: 0xf1669200 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034604 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ orrlt r0, r0, ip, lsr #18 │ │ │ │ stmdblt fp, {r0, r1, fp, ip, sp, lr} │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ - @ instruction: 0xf85af15e │ │ │ │ + @ instruction: 0xf802f15e │ │ │ │ strb r6, [sp, r0, lsr #32] │ │ │ │ ldrbtmi r4, [sl], #-2577 @ 0xfffff5ef │ │ │ │ ldmdami r1, {r0, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f54478 │ │ │ │ ldrbtmi r4, [sl], #-2576 @ 0xfffff5f0 │ │ │ │ ldmdami r0, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ef4478 │ │ │ │ - bl ff26312c <__read_chk@plt+0xff1fdd58> │ │ │ │ - eorseq r9, r7, r4, asr r7 │ │ │ │ + bl 630bc │ │ │ │ + eorseq r9, r7, r4, asr #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r7, r0, asr r7 │ │ │ │ - andseq r1, fp, r0, asr r3 │ │ │ │ + eorseq r9, r7, r0, asr #15 │ │ │ │ + andseq r1, fp, r4, ror #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, fp, r4, lsl #6 │ │ │ │ - andseq r1, fp, r6, ror #5 │ │ │ │ - andseq r1, fp, sl, lsl #6 │ │ │ │ - ldrsbteq r9, [r7], -r0 │ │ │ │ - mulseq fp, r4, r2 │ │ │ │ - andseq r1, fp, sl, ror r2 │ │ │ │ - andseq r1, fp, r2, ror #4 │ │ │ │ - andseq r1, fp, r8, ror #4 │ │ │ │ - andseq r1, fp, r6, asr r2 │ │ │ │ - andseq r1, fp, ip, asr r2 │ │ │ │ + andseq r1, fp, r8, lsl r2 │ │ │ │ + @ instruction: 0x001b11fa │ │ │ │ + andseq r1, fp, lr, lsl r2 │ │ │ │ + eorseq r9, r7, r0, asr #14 │ │ │ │ + andseq r1, fp, r8, lsr #3 │ │ │ │ + andseq r1, fp, lr, lsl #3 │ │ │ │ + andseq r1, fp, r6, ror r1 │ │ │ │ + andseq r1, fp, ip, ror r1 │ │ │ │ + andseq r1, fp, sl, ror #2 │ │ │ │ + andseq r1, fp, r0, ror r1 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrtvs pc, [r9], #-1608 @ 0xfffff9b8 @ │ │ │ │ strbteq pc, [r3], #1731 @ 0x6c3 @ │ │ │ │ strmi fp, [r7], -r8, lsl #1 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr14, cr15, {5} │ │ │ │ - blx fe1ab1aa <__read_chk@plt+0xfe145dd6> │ │ │ │ + mrc 7, 6, APSR_nzcv, cr6, cr15, {5} │ │ │ │ + blx fe1ab13a <__read_chk@plt+0xfe145d66> │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf8df0a24 │ │ │ │ - bl ff2455dc <__read_chk@plt+0xff1e0208> │ │ │ │ + bl ff24556c <__read_chk@plt+0xff1e0198> │ │ │ │ ldrbtmi r0, [r8], #1763 @ 0x6e3 │ │ │ │ ldreq pc, [r6], -sl, lsl #22 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr0, cr15, {5} │ │ │ │ + mcr 7, 6, pc, cr8, cr15, {5} @ │ │ │ │ movwcs pc, #2948 @ 0xb84 @ │ │ │ │ - bl ff1eb1c4 <__read_chk@plt+0xff185df0> │ │ │ │ - blx 326a42 <__read_chk@plt+0x2c166e> │ │ │ │ + bl ff1eb154 <__read_chk@plt+0xff185d80> │ │ │ │ + blx 3269d2 <__read_chk@plt+0x2c15fe> │ │ │ │ @ instruction: 0xf7bf0515 │ │ │ │ - blx fe1e0cde <__read_chk@plt+0xfe17b90a> │ │ │ │ + blx fe1e0d4e <__read_chk@plt+0xfe17b97a> │ │ │ │ strbne r1, [r3, r0, lsl #4] │ │ │ │ stmibeq r2!, {r0, r1, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ ldmdbeq r9, {r1, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - mrc 7, 3, APSR_nzcv, cr14, cr15, {5} │ │ │ │ + mrc 7, 5, APSR_nzcv, cr6, cr15, {5} │ │ │ │ strcc pc, [r0], #-2948 @ 0xfffff47c │ │ │ │ strbne r4, [r2, r6, lsr #22] │ │ │ │ svclt 0x00d42e09 │ │ │ │ @ instruction: 0x36373630 │ │ │ │ strbteq lr, [r4], #3010 @ 0xbc2 │ │ │ │ @ instruction: 0xf8582d09 │ │ │ │ @ instruction: 0xf04f8003 │ │ │ │ svclt 0x00d40300 │ │ │ │ ldrcc r3, [r7, #-1328]! @ 0xfffffad0 │ │ │ │ ldreq pc, [r4], #-2826 @ 0xfffff4f6 │ │ │ │ andcc pc, r0, r8, lsl #17 │ │ │ │ - mcr 7, 3, pc, cr6, cr15, {5} @ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr14, cr15, {5} │ │ │ │ msrvs SPSR_sxc, #1610612740 @ 0x60000004 │ │ │ │ msrvs SPSR_sx, #1610612748 @ 0x6000000c │ │ │ │ @ instruction: 0xf1b917c1 │ │ │ │ stmib sp, {r0, r3, r8, r9, sl, fp}^ │ │ │ │ - blx fe17e71a <__read_chk@plt+0xfe119346> │ │ │ │ + blx fe17e6aa <__read_chk@plt+0xfe1192d6> │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ - bl ff0e5b1c <__read_chk@plt+0xff080748> │ │ │ │ + bl ff0e5aac <__read_chk@plt+0xff0806d8> │ │ │ │ @ instruction: 0xf04f01a3 │ │ │ │ - blx 165f4a <__read_chk@plt+0x100b76> │ │ │ │ + blx 165eda <__read_chk@plt+0x100b06> │ │ │ │ svclt 0x00d80111 │ │ │ │ teqpeq r0, #1073741826 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ svclt 0x00c89104 │ │ │ │ teqpeq r7, #1073741826 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ @ instruction: 0x2c09490f │ │ │ │ ldrtcc fp, [r0], #-4052 @ 0xfffff02c │ │ │ │ ldrbtmi r3, [r9], #-1079 @ 0xfffffbc9 │ │ │ │ strcc lr, [r5], #-2509 @ 0xfffff633 │ │ │ │ strne lr, [r0, -sp, asr #19] │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf7bf4640 │ │ │ │ - @ instruction: 0xf508edc2 │ │ │ │ + @ instruction: 0xf508edfa │ │ │ │ andcs r4, r0, #128, 6 │ │ │ │ @ instruction: 0xf8834640 │ │ │ │ strdlt r2, [r8], -pc @ │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ - svclt 0x00aef15d │ │ │ │ - eorseq r9, r7, r6, ror #11 │ │ │ │ + svclt 0x0056f15d │ │ │ │ + eorseq r9, r7, r6, asr r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r1, fp, r6, lsl #3 │ │ │ │ + mulseq fp, sl, r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ umullslt r4, r5, pc, sp @ │ │ │ │ @ instruction: 0x21004c9f │ │ │ │ - blmi fe876584 <__read_chk@plt+0xfe8111b0> │ │ │ │ + blmi fe876514 <__read_chk@plt+0xfe811140> │ │ │ │ smlabtne sl, sp, r9, lr │ │ │ │ ldrbtmi r4, [fp], #-2718 @ 0xfffff562 │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9413 │ │ │ │ @ instruction: 0xf8530400 │ │ │ │ @ instruction: 0xf8d88002 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xb1a770c0 │ │ │ │ - blcs bf8a0 <__read_chk@plt+0x5a4cc> │ │ │ │ + blcs bf830 <__read_chk@plt+0x5a45c> │ │ │ │ sbchi pc, r3, r0 │ │ │ │ - bcs bf4a4 <__read_chk@plt+0x5a0d0> │ │ │ │ + bcs bf434 <__read_chk@plt+0x5a060> │ │ │ │ tstphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf852687c │ │ │ │ addmi r2, sl, #36 @ 0x24 │ │ │ │ sbchi pc, lr, r0, asr #6 │ │ │ │ adcmi r6, r2, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xf853bfd8 │ │ │ │ vhadd.u8 d7, d0, d18 │ │ │ │ andcc r8, pc, r7, asr #1 │ │ │ │ - @ instruction: 0xff72f15d │ │ │ │ + @ instruction: 0xff1af15d │ │ │ │ andls r2, r9, pc, lsr r1 │ │ │ │ - svc 0x0086f7bf │ │ │ │ + svc 0x00bef7bf │ │ │ │ tstlt r0, r4, lsl #12 │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ @ instruction: 0xf1543b01 │ │ │ │ - strmi pc, [r5], -r5, ror #30 │ │ │ │ + strmi pc, [r5], -sp, lsl #30 │ │ │ │ strls r2, [fp, #-0] │ │ │ │ @ instruction: 0xf97ef10d │ │ │ │ stcls 3, cr6, [fp, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0xf7ff9809 │ │ │ │ eorvs pc, r8, #2192 @ 0x890 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r0, {r2, r3, r4, r6, r7, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bf4479 │ │ │ │ - blls 3a0140 <__read_chk@plt+0x33ad6c> │ │ │ │ - bvs 789440 <__read_chk@plt+0x72406c> │ │ │ │ - bcs bf690 <__read_chk@plt+0x5a2bc> │ │ │ │ + blls 3a01b0 <__read_chk@plt+0x33addc> │ │ │ │ + bvs 7893d0 <__read_chk@plt+0x723ffc> │ │ │ │ + bcs bf620 <__read_chk@plt+0x5a24c> │ │ │ │ addhi pc, r2, r0 │ │ │ │ - blcs bf79c <__read_chk@plt+0x5a3c8> │ │ │ │ + blcs bf72c <__read_chk@plt+0x5a358> │ │ │ │ ldmdbmi r9!, {r0, r1, r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2 1, cr15, [sl, #244]! @ 0xf4 │ │ │ │ + ldc2l 1, cr15, [r2, #-244] @ 0xffffff0c │ │ │ │ movtlt r4, #50725 @ 0xc625 │ │ │ │ strcs r4, [r0, #-3702] @ 0xfffff18a │ │ │ │ ldrsblt pc, [r8, #143] @ 0x8f @ │ │ │ │ ldrsbge pc, [r8, #143] @ 0x8f @ │ │ │ │ ldrbtmi r4, [fp], #1150 @ 0x47e │ │ │ │ teqcs pc, sl @ @ │ │ │ │ @ instruction: 0xf7bf4620 │ │ │ │ - strmi lr, [r1], lr, asr #30 │ │ │ │ + strmi lr, [r1], r6, lsl #31 │ │ │ │ andcs fp, r0, #144, 2 @ 0x24 │ │ │ │ @ instruction: 0x46204631 │ │ │ │ - blcs 12348c <__read_chk@plt+0xbe0b8> │ │ │ │ + blcs 12341c <__read_chk@plt+0xbe048> │ │ │ │ mrc2 1, 1, pc, cr10, cr8, {1} │ │ │ │ cmple r0, r0, lsl #16 │ │ │ │ teqcs pc, ip, asr #12 │ │ │ │ @ instruction: 0xf0454620 │ │ │ │ @ instruction: 0xf7bf0501 │ │ │ │ - @ instruction: 0x4681ef3c │ │ │ │ + @ instruction: 0x4681ef74 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46204651 │ │ │ │ mcr2 1, 1, pc, cr10, cr8, {1} @ │ │ │ │ teqle r9, r0, lsl #16 │ │ │ │ streq pc, [r1, #-69] @ 0xffffffbb │ │ │ │ @ instruction: 0xf8d8ae0a │ │ │ │ strtmi r0, [fp], -r0 │ │ │ │ @ instruction: 0x4631463a │ │ │ │ - blx 1e634a2 <__read_chk@plt+0x1dfe0ce> │ │ │ │ + blx 1e63432 <__read_chk@plt+0x1dfe05e> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d8d060 │ │ │ │ stmdage fp, {ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blx 961a18 <__read_chk@plt+0x8fc644> │ │ │ │ + @ instruction: 0xf9caf155 │ │ │ │ tstlt r3, sl, lsl #22 │ │ │ │ @ instruction: 0xf1184630 │ │ │ │ stmdage r9, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx fed619e6 <__read_chk@plt+0xfecfc612> │ │ │ │ - blmi 13b7e28 <__read_chk@plt+0x1352a54> │ │ │ │ + blx 1761976 <__read_chk@plt+0x16fc5a2> │ │ │ │ + blmi 13b7db8 <__read_chk@plt+0x13529e4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 57f548 <__read_chk@plt+0x51a174> │ │ │ │ + blls 57f4d8 <__read_chk@plt+0x51a104> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andcs r8, sl, sl, lsl #1 │ │ │ │ pop {r0, r2, r4, ip, sp, pc} │ │ │ │ usub8mi r8, r9, r0 │ │ │ │ @ instruction: 0xf1384620 │ │ │ │ stmdblt r0!, {r0, r1, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -65613,212 +65585,212 @@ │ │ │ │ stmiblt r0, {r0, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ streq pc, [r2, #-69] @ 0xffffffbb │ │ │ │ stmdbmi r6, {r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc2l 1, cr15, [r0, #224]! @ 0xe0 │ │ │ │ @ instruction: 0xf045b9b0 │ │ │ │ strbmi r0, [ip], -r4, lsl #10 │ │ │ │ - blmi 115f378 <__read_chk@plt+0x10f9fa4> │ │ │ │ + blmi 115f308 <__read_chk@plt+0x10f9f34> │ │ │ │ @ instruction: 0xe780447b │ │ │ │ - bmi 10ff8a0 <__read_chk@plt+0x109a4cc> │ │ │ │ - blcs b6720 <__read_chk@plt+0x5134c> │ │ │ │ + bmi 10ff830 <__read_chk@plt+0x109a45c> │ │ │ │ + blcs b66b0 <__read_chk@plt+0x512dc> │ │ │ │ svcge 0x007bf47f │ │ │ │ @ instruction: 0x461fe7f5 │ │ │ │ ldmdbmi lr!, {r0, r1, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stc2l 1, cr15, [sl, #224] @ 0xe0 │ │ │ │ suble r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0x4620493b │ │ │ │ @ instruction: 0xf1384479 │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b9d04a │ │ │ │ addsle r0, r7, r0, lsl #30 │ │ │ │ ldrb r4, [r4, -ip, asr #12]! │ │ │ │ ldr r4, [r6, -pc, lsl #12]! │ │ │ │ @ instruction: 0xf144202c │ │ │ │ - @ instruction: 0x4621fcdb │ │ │ │ + strtmi pc, [r1], -r3, lsl #25 │ │ │ │ strmi r2, [r5], -ip, lsr #4 │ │ │ │ - svc 0x005ef7be │ │ │ │ + svc 0x0096f7be │ │ │ │ ldrbtmi r4, [r8], #-2097 @ 0xfffff7cf │ │ │ │ - mcr2 1, 5, pc, cr0, cr13, {2} @ │ │ │ │ + mcr2 1, 2, pc, cr8, cr13, {2} @ │ │ │ │ streq lr, [r0], #-2501 @ 0xfffff63b │ │ │ │ ldrbtmi r4, [r8], #-2095 @ 0xfffff7d1 │ │ │ │ mcr2 7, 3, pc, cr14, cr15, {7} @ │ │ │ │ eorvs r4, r8, #36700160 @ 0x2300000 │ │ │ │ orrvs pc, r0, pc, asr #32 │ │ │ │ stmib sp, {r2, r3, fp, sp, pc}^ │ │ │ │ strls r4, [r0], #-1026 @ 0xfffffbfe │ │ │ │ tstcs r2, r1, lsl r1 │ │ │ │ tstls r5, r1 │ │ │ │ - bls 276e70 <__read_chk@plt+0x211a9c> │ │ │ │ + bls 276e00 <__read_chk@plt+0x211a2c> │ │ │ │ strls r9, [r4, #-2059] @ 0xfffff7f5 │ │ │ │ strmi lr, [ip], #-2509 @ 0xfffff633 │ │ │ │ strmi lr, [lr], #-2509 @ 0xfffff633 │ │ │ │ ldrls r9, [r2], #-1040 @ 0xfffffbf0 │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ eorsmi pc, r0, sp, lsl #17 │ │ │ │ - blx 1061722 <__read_chk@plt+0xffc34e> │ │ │ │ + blx 10616b2 <__read_chk@plt+0xffc2de> │ │ │ │ stmdbmi r0!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 1be34d0 <__read_chk@plt+0x1b7e0fc> │ │ │ │ + b fe9e3460 <__read_chk@plt+0xfe97e08c> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5039007 │ │ │ │ stmdals fp, {r6, r8, r9, ip, lr} │ │ │ │ eorcc r9, r0, r9, lsl #18 │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blx 1261b86 <__read_chk@plt+0x11fc7b2> │ │ │ │ + blx ffc61b14 <__read_chk@plt+0xffbfc740> │ │ │ │ @ instruction: 0xf045e726 │ │ │ │ strb r0, [pc, -r4, lsl #10] │ │ │ │ streq pc, [r8, #-69] @ 0xffffffbb │ │ │ │ @ instruction: 0x4617e7b1 │ │ │ │ @ instruction: 0xf7bfe6ed │ │ │ │ - svclt 0x0000e9de │ │ │ │ - ldrshteq r9, [r7], -r8 │ │ │ │ + svclt 0x0000ea16 │ │ │ │ + eorseq r9, r7, r8, ror #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r7, lr, ror #9 │ │ │ │ + eorseq r9, r7, lr, asr r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrheq r1, [fp], -ip │ │ │ │ - ldrheq r1, [fp], -sl │ │ │ │ - strhteq r7, [r9], -r8 │ │ │ │ - andseq r1, fp, r6, ror #1 │ │ │ │ - strhteq r7, [r9], -r4 │ │ │ │ - eorseq r9, r7, ip, lsr #7 │ │ │ │ - andseq r1, fp, ip, lsr #32 │ │ │ │ - eoreq ip, r8, r2, lsl #9 │ │ │ │ - andseq r0, ip, ip, ror r7 │ │ │ │ - andseq r0, ip, r4, ror r7 │ │ │ │ - eoreq ip, r8, r6, asr r4 │ │ │ │ - strhteq r9, [sp], -ip │ │ │ │ - @ instruction: 0x001b0fbe │ │ │ │ - andseq r0, fp, r2, asr #31 │ │ │ │ - andseq r0, fp, lr, asr #30 │ │ │ │ - blcs bf680 <__read_chk@plt+0x5a2ac> │ │ │ │ + @ instruction: 0x001b0fd0 │ │ │ │ + andseq r0, fp, lr, asr #31 │ │ │ │ + eoreq r7, r9, ip, asr #17 │ │ │ │ + @ instruction: 0x001b0ffa │ │ │ │ + eoreq r7, r9, r8, asr #17 │ │ │ │ + eorseq r9, r7, ip, lsl r4 │ │ │ │ + andseq r0, fp, r0, asr #30 │ │ │ │ + mlaeq r8, r6, r3, ip │ │ │ │ + mulseq ip, r0, r6 │ │ │ │ + andseq r0, ip, r8, lsl #13 │ │ │ │ + eoreq ip, r8, sl, ror #6 │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + @ instruction: 0x001b0ed2 │ │ │ │ + @ instruction: 0x001b0ed6 │ │ │ │ + andseq r0, fp, r2, ror #28 │ │ │ │ + blcs bf610 <__read_chk@plt+0x5a23c> │ │ │ │ svclt 0x000cdb03 │ │ │ │ stmibvc r0, {r8, fp, ip, sp, lr} │ │ │ │ stmdbvc r0, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ svclt 0x00004770 │ │ │ │ ldrlt fp, [r0, #-504] @ 0xfffffe08 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ andcs r4, r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf7bf681c │ │ │ │ - bmi 45f6e8 <__read_chk@plt+0x3fa314> │ │ │ │ + bmi 45f758 <__read_chk@plt+0x3fa384> │ │ │ │ @ instruction: 0xf8d4447a │ │ │ │ - bl 571b98 <__read_chk@plt+0x50c7c4> │ │ │ │ + bl 571b28 <__read_chk@plt+0x50c754> │ │ │ │ ldmdavs r4, {sl, fp} │ │ │ │ mvnvc lr, #66560 @ 0x10400 │ │ │ │ ldmdavs r4, {r2, r5, r7, r8, sl, lr}^ │ │ │ │ svclt 0x00b841a3 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmib r2, {r1, r8, r9, fp, ip, lr, pc}^ │ │ │ │ andcs r0, r0, r0, lsl #2 │ │ │ │ - blmi 214ae8 <__read_chk@plt+0x1af714> │ │ │ │ + blmi 214a78 <__read_chk@plt+0x1af6a4> │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r0, r0, lsl #2 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r7, sp, r8, asr fp │ │ │ │ - eorseq r7, sp, ip, lsr #22 │ │ │ │ + eorseq r7, sp, r8, asr #23 │ │ │ │ + mlaseq sp, ip, fp, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febfc8c8 <__read_chk@plt+0xfeb974f4> │ │ │ │ + bl febfc858 <__read_chk@plt+0xfeb97484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 4696b0 <__read_chk@plt+0x4042dc> │ │ │ │ + blmi 469640 <__read_chk@plt+0x40426c> │ │ │ │ stmdbmi pc, {sl, sp} @ │ │ │ │ ldmdapl fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andsvs r6, ip, fp, lsl r8 │ │ │ │ tstpcc sp, #64, 4 @ p-variant is OBSOLETE │ │ │ │ mulle lr, r8, r2 │ │ │ │ tstpcc lr, #64, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xd1044298 │ │ │ │ mulcs r1, r3, pc @ │ │ │ │ andsvs r2, sl, lr, ror #4 │ │ │ │ stmdami r7, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7dc4478 │ │ │ │ - andcs pc, r1, r3, asr r9 @ │ │ │ │ + andcs pc, r1, r1, asr r9 @ │ │ │ │ svcvs 0x0093bd10 │ │ │ │ rsbscs r2, r9, #1 │ │ │ │ ldclt 0, cr6, [r0, #-104] @ 0xffffff98 │ │ │ │ - ldrhteq r9, [r7], -r0 │ │ │ │ + eorseq r9, r7, r0, lsr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, fp, r0, ror lr │ │ │ │ + andseq r0, fp, r4, lsl #27 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ strbeq pc, [r8, ip, asr #17] @ │ │ │ │ @ instruction: 0xf6ad4e3b │ │ │ │ - blmi f68b90 <__read_chk@plt+0xf037bc> │ │ │ │ + blmi f68b20 <__read_chk@plt+0xf0374c> │ │ │ │ ldrbtmi r4, [lr], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4c3b493a │ │ │ │ ldrbtmi r4, [r9], #-1559 @ 0xfffff9e9 │ │ │ │ ldmpl r3!, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [ip], #-0 │ │ │ │ ldmdavs fp, {r0, r2, r9, sl, fp, sp, pc} │ │ │ │ ldmdacc r4, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - stmib ip!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r4!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ vpadd.i8 d20, d0, d20 │ │ │ │ addmi r3, sp, #1073741831 @ 0x40000007 │ │ │ │ @ instruction: 0xf04f58e2 │ │ │ │ ldmdavs r2, {r8, r9} │ │ │ │ eorsvc r6, r3, r3, lsl r0 │ │ │ │ vqadd.s8 d29, d0, d15 │ │ │ │ addsmi r3, r5, #-536870911 @ 0xe0000001 │ │ │ │ ldrmi fp, [r8], r4, lsl #30 │ │ │ │ tstle r2, r1 │ │ │ │ rsbcs r6, r5, #748 @ 0x2ec │ │ │ │ andhi lr, r0, #3194880 @ 0x30c000 │ │ │ │ - blmi a3802c <__read_chk@plt+0x9d2c58> │ │ │ │ + blmi a37fbc <__read_chk@plt+0x9d2be8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf60dd13d │ │ │ │ pop {r3, r4, r8, sl, fp} │ │ │ │ stmdami r4!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf7dc4478 │ │ │ │ - strdcs pc, [r1], -pc @ │ │ │ │ + strdcs pc, [r1], -sp │ │ │ │ @ instruction: 0xf502e7e6 │ │ │ │ @ instruction: 0xf06f5240 │ │ │ │ @ instruction: 0xf8d20802 │ │ │ │ tstlt r3, r0, lsl #5 │ │ │ │ @ instruction: 0xf1c368db │ │ │ │ @ instruction: 0xf10d0800 │ │ │ │ andls r0, r0, r0, lsl sl │ │ │ │ strcs r2, [r0, #-832] @ 0xfffffcc0 │ │ │ │ ldmdbmi r4, {r0, r2, r3, r9, ip, sp, lr, pc} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ - blmi 66dbdc <__read_chk@plt+0x608808> │ │ │ │ + blmi 66db6c <__read_chk@plt+0x608798> │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ - ldcl 7, cr15, [lr], {191} @ 0xbf │ │ │ │ + ldc 7, cr15, [r6, #-764] @ 0xfffffd04 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r2, [r1], -r0, lsl #4 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r9, fp, ip, lr}^ │ │ │ │ - @ instruction: 0xf1409500 │ │ │ │ - @ instruction: 0x4604f833 │ │ │ │ + @ instruction: 0xf13f9500 │ │ │ │ + @ instruction: 0x4604ffdb │ │ │ │ ldmle r1!, {r0, fp, sp}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf084b110 │ │ │ │ ldr r0, [r7, r1]! │ │ │ │ @ instruction: 0xf15d4630 │ │ │ │ - pkhtbmi pc, r0, fp, asr #26 @ │ │ │ │ + strmi pc, [r0], r3, lsl #26 │ │ │ │ @ instruction: 0xf7bfe7f7 │ │ │ │ - svclt 0x0000e8d4 │ │ │ │ - eorseq r9, r7, r2, asr r1 │ │ │ │ + svclt 0x0000e90c │ │ │ │ + eorseq r9, r7, r2, asr #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, fp, sl, asr lr │ │ │ │ - eorseq r9, r7, r2, asr #2 │ │ │ │ + andseq r0, fp, lr, ror #26 │ │ │ │ + ldrhteq r9, [r7], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r9, r7, r0, lsl #2 │ │ │ │ - andseq r0, fp, r0, lsl lr │ │ │ │ - andseq r9, fp, r6, lsl r2 │ │ │ │ + eorseq r9, r7, r0, ror r1 │ │ │ │ + andseq r0, fp, r4, lsr #26 │ │ │ │ + andseq r9, fp, sl, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febfca40 <__read_chk@plt+0xfeb9766c> │ │ │ │ + bl febfc9d0 <__read_chk@plt+0xfeb975fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, sp, r0 │ │ │ │ vmax.s8 d20, d0, d4 │ │ │ │ addsmi r2, r9, #1006632963 @ 0x3c000003 │ │ │ │ vqadd.s8 d29, d0, d4 │ │ │ │ addsmi r2, r9, #1744830467 @ 0x68000003 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @@ -65835,36 +65807,36 @@ │ │ │ │ @ instruction: 0xf7e56013 │ │ │ │ @ instruction: 0xe7e9f97b │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r0, ip, asr #17] │ │ │ │ @ instruction: 0xf6ad4ae8 │ │ │ │ - blmi ffaa8dd4 <__read_chk@plt+0xffa43a00> │ │ │ │ + blmi ffaa8d64 <__read_chk@plt+0xffa43990> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf8df49e7 │ │ │ │ andcs r8, r2, r0, lsr #7 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ stmdacc r4, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 1a61dba <__read_chk@plt+0x19fc9e6> │ │ │ │ + blx 461d4a <__read_chk@plt+0x3fc976> │ │ │ │ @ instruction: 0xf8584be2 │ │ │ │ movwls r3, #32771 @ 0x8003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cdpcs 2, 0, cr6, cr0, cr0, {4} │ │ │ │ rscshi pc, r0, r0 │ │ │ │ svcge 0x000a49dd │ │ │ │ strcs r2, [r0, #-9] │ │ │ │ - blge 376acc <__read_chk@plt+0x3116f8> │ │ │ │ + blge 376a5c <__read_chk@plt+0x311688> │ │ │ │ @ instruction: 0xf10d603d │ │ │ │ movwls r0, #18992 @ 0x4a30 │ │ │ │ @ instruction: 0xf13d950b │ │ │ │ - blls 2e462c <__read_chk@plt+0x27f258> │ │ │ │ + blls 2e445c <__read_chk@plt+0x27f088> │ │ │ │ cmppmi r3, sp, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andsvs r6, sp, fp, lsl r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strpl lr, [r0, #-2506] @ 0xfffff636 │ │ │ │ strpl lr, [r2, #-2506] @ 0xfffff636 │ │ │ │ addeq pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8ca462b │ │ │ │ @@ -65875,278 +65847,278 @@ │ │ │ │ stmdavs r2, {r1, ip, lr, pc}^ │ │ │ │ ldclle 2, cr4, [r6], #616 @ 0x268 │ │ │ │ strbmi pc, [r4], -sp, lsl #4 @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8064638 │ │ │ │ @ instruction: 0xf7e89003 │ │ │ │ ldmdavs sp!, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs feb77204 <__read_chk@plt+0xfeb11e30> │ │ │ │ + bvs feb77194 <__read_chk@plt+0xfeb11dc0> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf15d62ab │ │ │ │ - strhtvs pc, [r8], #-203 @ 0xffffff35 @ │ │ │ │ + rsbvs pc, r8, r3, ror #24 │ │ │ │ @ instruction: 0xf7e84638 │ │ │ │ ldmdavs sp!, {r0, r1, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #3129344 @ 0x2fc000 │ │ │ │ - bvs feb77280 <__read_chk@plt+0xfeb11eac> │ │ │ │ + bvs feb77210 <__read_chk@plt+0xfeb11e3c> │ │ │ │ @ instruction: 0xf0434479 │ │ │ │ adcvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - stmia r0!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r8, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf15d683d │ │ │ │ - rsbvs pc, r8, r9, lsr #25 │ │ │ │ + rsbvs pc, r8, r1, asr ip @ │ │ │ │ @ instruction: 0xf7e84638 │ │ │ │ ldmdavs sp!, {r0, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs feb77240 <__read_chk@plt+0xfeb11e6c> │ │ │ │ + bvs feb771d0 <__read_chk@plt+0xfeb11dfc> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf15d62ab │ │ │ │ - blmi fede4c00 <__read_chk@plt+0xfed7f82c> │ │ │ │ + blmi fede4a30 <__read_chk@plt+0xfed7f65c> │ │ │ │ @ instruction: 0xf8586068 │ │ │ │ @ instruction: 0xf8d55003 │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ subsle r0, r8, r0, lsl #30 │ │ │ │ @ instruction: 0x46cb4bb0 │ │ │ │ eorge pc, r4, sp, asr #17 │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ ldrbtmi r4, [fp], #-2990 @ 0xfffff452 │ │ │ │ - blmi fec4a5c8 <__read_chk@plt+0xfebe51f4> │ │ │ │ + blmi fec4a558 <__read_chk@plt+0xfebe5184> │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ stmdacs r0, {r3, r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf105d041 │ │ │ │ @ instruction: 0xf04f0904 │ │ │ │ and r0, r5, r0, lsl #20 │ │ │ │ svceq 0x0004f859 │ │ │ │ - beq 121df4 <__read_chk@plt+0xbca20> │ │ │ │ + beq 121d84 <__read_chk@plt+0xbc9b0> │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0xf1384621 │ │ │ │ stmdacs r0, {r0, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bl 21a1ac <__read_chk@plt+0x1b4dd8> │ │ │ │ + bl 21a13c <__read_chk@plt+0x1b4d68> │ │ │ │ ldmdavs fp, {r1, r3, r7, r8, r9}^ │ │ │ │ ldrtmi fp, [r8], -fp, ror #6 │ │ │ │ - blx ff163988 <__read_chk@plt+0xff0fe5b4> │ │ │ │ + blx ff163918 <__read_chk@plt+0xff0fe544> │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8d5d063 │ │ │ │ - blcs b1c44 <__read_chk@plt+0x4c870> │ │ │ │ - blls 299b54 <__read_chk@plt+0x234780> │ │ │ │ + blcs b1bd4 <__read_chk@plt+0x4c800> │ │ │ │ + blls 299ae4 <__read_chk@plt+0x234710> │ │ │ │ vst2.8 {d25-d28}, [pc], r1 │ │ │ │ - blls 1fe400 <__read_chk@plt+0x19902c> │ │ │ │ + blls 1fe390 <__read_chk@plt+0x198fbc> │ │ │ │ stmdavs r8!, {r0, r8, sp} │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - bl ff2e3908 <__read_chk@plt+0xff27e534> │ │ │ │ + stc 7, cr15, [r0], {191} @ 0xbf │ │ │ │ @ instruction: 0xf8d74630 │ │ │ │ @ instruction: 0xf15d9000 │ │ │ │ - ldmdavs fp!, {r0, r1, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c99a04 │ │ │ │ stmib r3, {r2}^ │ │ │ │ - bmi fe53a260 <__read_chk@plt+0xfe4d4e8c> │ │ │ │ + bmi fe53a1f0 <__read_chk@plt+0xfe4d4e1c> │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ - bls 23e194 <__read_chk@plt+0x1d8dc0> │ │ │ │ + bls 23e124 <__read_chk@plt+0x1d8d50> │ │ │ │ andcs r6, r0, #-2147483610 @ 0x80000026 │ │ │ │ andcs lr, r8, #3194880 @ 0x30c000 │ │ │ │ andvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcs r6, r4, #-1610612727 @ 0xa0000009 │ │ │ │ @ instruction: 0xf8d5815a │ │ │ │ @ instruction: 0xf5053168 │ │ │ │ - blcs c3118 <__read_chk@plt+0x5dd44> │ │ │ │ + blcs c30a8 <__read_chk@plt+0x5dcd4> │ │ │ │ @ instruction: 0xf8ddd1b4 │ │ │ │ - blls 2cdae0 <__read_chk@plt+0x26870c> │ │ │ │ + blls 2cda70 <__read_chk@plt+0x26869c> │ │ │ │ stmibmi r7, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7bf681d │ │ │ │ - stmibmi r5, {r3, r5, fp, sp, lr, pc} │ │ │ │ + stmibmi r5, {r5, r6, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - stmda r0!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andls r4, r0, r3, lsr #12 │ │ │ │ @ instruction: 0x4651465a │ │ │ │ strcs r4, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ - blx ff663a22 <__read_chk@plt+0xff5fe64e> │ │ │ │ + blx ff6639b2 <__read_chk@plt+0xff5fe5de> │ │ │ │ ldmdavs pc, {r2, r8, r9, fp, ip, pc} @ │ │ │ │ - blmi 1c78478 <__read_chk@plt+0x1c130a4> │ │ │ │ + blmi 1c78408 <__read_chk@plt+0x1c13034> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, pc, r0, asr #32 │ │ │ │ @ instruction: 0xf60d4638 │ │ │ │ pop {r2, r3, r6, r8, sl, fp} │ │ │ │ @ instruction: 0xf8d58ff0 │ │ │ │ - blcs b1d9c <__read_chk@plt+0x4c9c8> │ │ │ │ + blcs b1d2c <__read_chk@plt+0x4c958> │ │ │ │ adcshi pc, pc, r0 │ │ │ │ ldrbtmi r4, [fp], #-2930 @ 0xfffff48e │ │ │ │ @ instruction: 0xf8d7e7a0 │ │ │ │ ldr fp, [r8, r0] │ │ │ │ @ instruction: 0xf8584b67 │ │ │ │ ldrtmi r7, [sp], -r3 │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ adcshi pc, r4, r0 │ │ │ │ - ldmib r6!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b c6395c <__read_chk@plt+0xbfe588> │ │ │ │ @ instruction: 0xf8d54603 │ │ │ │ movwcc r0, #20840 @ 0x5168 │ │ │ │ ldrvc pc, [r4, #1285]! @ 0x505 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, sl, lr} │ │ │ │ @ instruction: 0xf506d1f4 │ │ │ │ @ instruction: 0xf1446080 │ │ │ │ - stmdbmi r5!, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi r5!, {r0, r1, r2, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r2], r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - svc 0x00daf7be │ │ │ │ + ldmda r2, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbmi r4, [r0], -r1, lsl #12 │ │ │ │ - bl fe5639f8 <__read_chk@plt+0xfe4fe624> │ │ │ │ + bl ff363988 <__read_chk@plt+0xff2fe5b4> │ │ │ │ strmi r4, [r5], -r0, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - @ instruction: 0xf7be2000 │ │ │ │ - @ instruction: 0xf04fefd0 │ │ │ │ + @ instruction: 0xf7bf2000 │ │ │ │ + @ instruction: 0xf04fe808 │ │ │ │ @ instruction: 0x460332ff │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ - bl 10e3a18 <__read_chk@plt+0x107e644> │ │ │ │ + bl 1ee39a8 <__read_chk@plt+0x1e7e5d4> │ │ │ │ orrslt r6, r5, #3997696 @ 0x3d0000 │ │ │ │ ldrdlt pc, [r4, #-143]! @ 0xffffff71 │ │ │ │ @ instruction: 0xf04f46b8 │ │ │ │ strbmi r0, [pc], -r1, lsl #18 │ │ │ │ @ instruction: 0x46c144fb │ │ │ │ ldrdeq pc, [r4], -r8 │ │ │ │ rsbsle r2, r8, r0, lsl #16 │ │ │ │ streq pc, [r4], -r8, lsl #2 │ │ │ │ and r2, r3, r0, lsl #10 │ │ │ │ svceq 0x0004f856 │ │ │ │ @ instruction: 0xb1b83501 │ │ │ │ @ instruction: 0xf1384621 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bl 2da32c <__read_chk@plt+0x274f58> │ │ │ │ + bl 2da2bc <__read_chk@plt+0x274ee8> │ │ │ │ ldmdavs fp, {r0, r2, r7, r8, r9}^ │ │ │ │ @ instruction: 0x4650b173 │ │ │ │ - stmib lr!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ andvc lr, r0, #3358720 @ 0x334000 │ │ │ │ ldrbmi r4, [r0], #-1627 @ 0xfffff9a5 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ strcc r2, [r1, -r1, lsl #2] │ │ │ │ - bl 563a74 <__read_chk@plt+0x4fe6a0> │ │ │ │ + bl 1363a04 <__read_chk@plt+0x12fe630> │ │ │ │ ldrdcc pc, [r8, #-136]! @ 0xffffff78 │ │ │ │ ldmvc r4!, {r3, r8, sl, ip, sp, lr, pc} │ │ │ │ bicsle r2, r5, r0, lsl #22 │ │ │ │ ldrbmi r4, [r0], -pc, asr #12 │ │ │ │ @ instruction: 0xf0062100 │ │ │ │ ldmdbmi pc!, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf10d2205 │ │ │ │ ldrbtmi r0, [r9], #-2628 @ 0xfffff5bc │ │ │ │ @ instruction: 0xf7be2000 │ │ │ │ - strtmi lr, [r1], r8, lsl #31 │ │ │ │ + strtmi lr, [r1], r0, asr #31 │ │ │ │ vst1.8 {d20-d22}, [pc], r1 │ │ │ │ ldrbmi r6, [r0], -r0, lsl #5 │ │ │ │ strbmi pc, [r4], -sp, lsl #4 @ │ │ │ │ ssatmi r4, #9, r4, asr #12 │ │ │ │ - b 1fe3ab0 <__read_chk@plt+0x1f7e6dc> │ │ │ │ + b fede3a40 <__read_chk@plt+0xfed7e66c> │ │ │ │ @ instruction: 0xf88d2500 │ │ │ │ andcs r5, r0, #1124073472 @ 0x43000000 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46304611 │ │ │ │ strpl lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ strmi lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ - mcr2 1, 2, pc, cr6, cr15, {1} @ │ │ │ │ + stc2l 1, cr15, [lr, #252]! @ 0xfc │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ @ instruction: 0xf7be4630 │ │ │ │ - strmi lr, [r0, #2576] @ 0xa10 │ │ │ │ + strmi lr, [r0, #2632] @ 0xa48 │ │ │ │ ldmdavs fp!, {r0, r2, r3, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf04f464c │ │ │ │ strmi r0, [r1], r1, lsl #16 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r8!, {r0, r1, r3, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldcne 1, cr11, [lr, #-640]! @ 0xfffffd80 │ │ │ │ and r2, r3, r0, lsl #10 │ │ │ │ svceq 0x0004f856 │ │ │ │ cmnlt r8, r1, lsl #10 │ │ │ │ @ instruction: 0xf1384621 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - bl 29a3e4 <__read_chk@plt+0x235010> │ │ │ │ + bl 29a374 <__read_chk@plt+0x234fa0> │ │ │ │ stmdavs fp!, {r0, r2, r7, r8, sl}^ │ │ │ │ strbmi fp, [r1, #291] @ 0x123 │ │ │ │ svcge 0x0036f43f │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r8, #-135]! @ 0xffffff79 │ │ │ │ ldrvc pc, [r4, r7, lsl #10]! │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ strmi lr, [r5], -ip, lsr #14 │ │ │ │ - blmi 6dfac0 <__read_chk@plt+0x67a6ec> │ │ │ │ + blmi 6dfa50 <__read_chk@plt+0x67a67c> │ │ │ │ uxtab r4, r1, fp, ror #8 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf7bee755 │ │ │ │ - svclt 0x0000eec0 │ │ │ │ - ldrsbteq r8, [r7], -lr │ │ │ │ + svclt 0x0000eef8 │ │ │ │ + eorseq r9, r7, lr, asr #32 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, fp, r4, lsr sp │ │ │ │ - ldrsbteq r8, [r7], -r0 │ │ │ │ + andseq r0, fp, r8, asr #24 │ │ │ │ + eorseq r9, r7, r0, asr #32 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, fp, ip, lsl sp │ │ │ │ - @ instruction: 0x001b0cb4 │ │ │ │ + andseq r0, fp, r0, lsr ip │ │ │ │ + andseq r0, fp, r8, asr #23 │ │ │ │ andeq r0, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x001b0cb8 │ │ │ │ + andseq r0, fp, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe8b │ │ │ │ - andseq sp, sl, r8, asr r9 │ │ │ │ + andseq sp, sl, ip, ror #16 │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ - andseq r0, fp, lr, lsl #24 │ │ │ │ - eoreq r5, lr, r4, lsl #20 │ │ │ │ - ldrshteq r8, [r7], -ip │ │ │ │ - andseq sp, sl, r2, ror #16 │ │ │ │ - andseq r0, fp, r4, lsr #22 │ │ │ │ - andseq r0, fp, sl, ror fp │ │ │ │ - mulseq fp, r4, fp │ │ │ │ - andseq r0, fp, r6, lsr fp │ │ │ │ - andseq r0, fp, ip, lsr #19 │ │ │ │ + andseq r0, fp, r2, lsr #22 │ │ │ │ + eoreq r5, lr, r8, lsl r9 │ │ │ │ + eorseq r8, r7, ip, ror #28 │ │ │ │ + andseq sp, sl, r6, ror r7 │ │ │ │ + andseq r0, fp, r8, lsr sl │ │ │ │ + andseq r0, fp, lr, lsl #21 │ │ │ │ + andseq r0, fp, r8, lsr #21 │ │ │ │ + andseq r0, fp, sl, asr #20 │ │ │ │ + andseq r0, fp, r0, asr #17 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febfce9c <__read_chk@plt+0xfeb97ac8> │ │ │ │ + bl febfce2c <__read_chk@plt+0xfeb97a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strcs fp, [r1, -sl, lsl #30] │ │ │ │ strcs r2, [r0], #-1792 @ 0xfffff900 │ │ │ │ strmi sp, [r6], -r2, lsr #32 │ │ │ │ strmi r2, [sp], -ip │ │ │ │ - @ instruction: 0xf936f144 │ │ │ │ + @ instruction: 0xf8def144 │ │ │ │ stmdami pc, {r2, r9, sl, lr} @ │ │ │ │ @ instruction: 0xf15d4478 │ │ │ │ - @ instruction: 0x4603faff │ │ │ │ + strmi pc, [r3], -r7, lsr #21 │ │ │ │ eorvs r4, r3, r0, lsr r6 │ │ │ │ - blx fff62244 <__read_chk@plt+0xffefce70> │ │ │ │ + blx fe9621d4 <__read_chk@plt+0xfe8fce00> │ │ │ │ andcs r4, ip, r3, lsl #12 │ │ │ │ @ instruction: 0xf1446063 │ │ │ │ - strmi pc, [r6], -r7, lsr #18 │ │ │ │ + strmi pc, [r6], -pc, asr #17 │ │ │ │ stmdami r8, {r5, r7, sp, lr} │ │ │ │ @ instruction: 0xf15d4478 │ │ │ │ - strmi pc, [r3], -pc, ror #21 │ │ │ │ + @ instruction: 0x4603fa97 │ │ │ │ eorsvs r4, r3, r8, lsr #12 │ │ │ │ @ instruction: 0xf15d68a5 │ │ │ │ - stmiavs r3!, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r0, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addsvs r6, pc, r8, rrx │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ - eoreq lr, pc, r8, ror #6 │ │ │ │ - andseq sl, sl, r4, lsl #23 │ │ │ │ + eoreq lr, pc, ip, ror #4 │ │ │ │ + mulseq sl, r8, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ - bmi ff337570 <__read_chk@plt+0xff2d219c> │ │ │ │ + bmi ff337500 <__read_chk@plt+0xff2d212c> │ │ │ │ addlt r4, fp, sl, asr #23 │ │ │ │ @ instruction: 0x4605447a │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ strmi r8, [ip], -r4, lsr #6 │ │ │ │ ldrbtmi r5, [r8], #2259 @ 0x8d3 │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldc 7, cr15, [ip], #760 @ 0x2f8 │ │ │ │ + ldcl 7, cr15, [r4], #760 @ 0x2f8 │ │ │ │ smlabteq r6, sp, r9, lr │ │ │ │ @ instruction: 0xf7bfa806 │ │ │ │ - blmi ff160054 <__read_chk@plt+0xff0fac80> │ │ │ │ + blmi ff1600c4 <__read_chk@plt+0xff0facf0> │ │ │ │ tstpmi ip, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8b25240 │ │ │ │ andsmi r2, r1, #12, 2 │ │ │ │ stmdbvs r1, {r0, r1, r4, r5, ip, lr, pc} │ │ │ │ - blcs edb2c <__read_chk@plt+0x88758> │ │ │ │ + blcs edabc <__read_chk@plt+0x886e8> │ │ │ │ ldrd pc, [r0], -r0 │ │ │ │ andgt lr, r1, #208, 18 @ 0x340000 │ │ │ │ tstpeq r1, r1, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrdls pc, [ip], -r0 │ │ │ │ andcs fp, r2, ip, lsl #31 │ │ │ │ cdpcs 0, 0, cr2, cr6, cr7, {0} │ │ │ │ cmpphi sp, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @@ -66159,147 +66131,147 @@ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmiavs fp!, {r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ssatmi r8, #3, sl, asr #1 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmib sp, {r1, r2, r3, r4, r5, r7, pc}^ │ │ │ │ stmibmi r9!, {r8, sp, lr, pc} │ │ │ │ - bcc 1e04e8 <__read_chk@plt+0x17b114> │ │ │ │ + bcc 1e0478 <__read_chk@plt+0x17b0a4> │ │ │ │ ldrbtmi r4, [r9], #-1635 @ 0xfffff99d │ │ │ │ - blls 1604f0 <__read_chk@plt+0xfb11c> │ │ │ │ - @ instruction: 0xf8e8f13d │ │ │ │ + blls 160480 <__read_chk@plt+0xfb0ac> │ │ │ │ + @ instruction: 0xf890f13d │ │ │ │ @ instruction: 0xf503683b │ │ │ │ eorscc r5, r8, lr, asr #32 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r7, pc} │ │ │ │ rsbsle r2, r7, r0, lsl #22 │ │ │ │ vst2.8 {d25-d28}, [pc], r1 │ │ │ │ - blmi fe882938 <__read_chk@plt+0xfe81d564> │ │ │ │ + blmi fe8828c8 <__read_chk@plt+0xfe81d4f4> │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -r3, lsl #8 │ │ │ │ - ldmda r2!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia sl!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d95940 │ │ │ │ - bcs ae7fc <__read_chk@plt+0x49428> │ │ │ │ + bcs ae78c <__read_chk@plt+0x493b8> │ │ │ │ ldmdavs r2, {r0, r2, r5, r6, ip, lr, pc}^ │ │ │ │ cdpcs 1, 0, cr2, cr4, cr0, {0} │ │ │ │ vqshl.s8 d20, d3, d3 │ │ │ │ ldrpl r3, [r9], #696 @ 0x2b8 │ │ │ │ ldmibmi r3, {r1, r2, r5, r6, ip, lr, pc} │ │ │ │ strtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0xf7be4479 │ │ │ │ - ldmiblt r8, {r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + ldmiblt r8, {r4, r7, r8, fp, sp, lr, pc} │ │ │ │ smlalscc pc, ip, r9, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, ip, r9, lsl #17 │ │ │ │ - blmi fe238860 <__read_chk@plt+0xfe1d348c> │ │ │ │ + blmi fe2387f0 <__read_chk@plt+0xfe1d341c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2ffe9c <__read_chk@plt+0x29aac8> │ │ │ │ + blls 2ffe2c <__read_chk@plt+0x29aa58> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strdlt r8, [fp], -sl │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, sl, #2211840 @ 0x21c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb ip!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ andcs r4, r7, #132, 18 @ 0x210000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmdb r4!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r1, {r0, r1, r3, r4, r7, pc} │ │ │ │ strtmi r2, [r0], -r8, lsl #4 │ │ │ │ @ instruction: 0xf7be4479 │ │ │ │ - strmi lr, [r0], ip, lsr #18 │ │ │ │ + strmi lr, [r0], r4, ror #18 │ │ │ │ cmnle r1, r0, lsl #16 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr14, cr14, {5} │ │ │ │ + svc 0x0036f7be │ │ │ │ stmdavs r1, {r0, r1, r5, r9, fp, ip, sp, lr} │ │ │ │ streq pc, [r8], -r4, lsl #2 │ │ │ │ andscs pc, r3, r1, lsr r8 @ │ │ │ │ strle r0, [r9, #-1298] @ 0xfffffaee │ │ │ │ - blcc cadeb8 <__read_chk@plt+0xc48ae4> │ │ │ │ + blcc cade48 <__read_chk@plt+0xc48a74> │ │ │ │ stmdacc r8, {r8, r9, fp, ip, sp, lr, pc} │ │ │ │ svccc 0x0001f816 │ │ │ │ andscs pc, r3, r1, lsr r8 @ │ │ │ │ ldrbtle r0, [r6], #1303 @ 0x517 │ │ │ │ @ instruction: 0xf11f4628 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628d0be │ │ │ │ - blx fef6232e <__read_chk@plt+0xfeefcf5a> │ │ │ │ - blcs bfec0 <__read_chk@plt+0x5aaec> │ │ │ │ + blx fef622be <__read_chk@plt+0xfeefceea> │ │ │ │ + blcs bfe50 <__read_chk@plt+0x5aa7c> │ │ │ │ @ instruction: 0x4628d0b8 │ │ │ │ - blx fede233a <__read_chk@plt+0xfed7cf66> │ │ │ │ + blx fede22ca <__read_chk@plt+0xfed7cef6> │ │ │ │ @ instruction: 0xf8c36803 │ │ │ │ ldr r8, [r1, r4, lsr #32]! │ │ │ │ ldrbtmi r4, [fp], #-2922 @ 0xfffff496 │ │ │ │ vabd.s8 d30, d16, d4 │ │ │ │ ldrmi r1, [r3], #-755 @ 0xfffffd0d │ │ │ │ adcscc pc, r8, #805306372 @ 0x30000004 │ │ │ │ cdpcs 1, 0, cr2, cr4, cr0, {0} │ │ │ │ @ instruction: 0xd1985499 │ │ │ │ @ instruction: 0xf11f4628 │ │ │ │ stmdacs r0, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r8], -r0, lsr #1 │ │ │ │ - blx fe7e236a <__read_chk@plt+0xfe77cf96> │ │ │ │ - blcs bfefc <__read_chk@plt+0x5ab28> │ │ │ │ + blx fe7e22fa <__read_chk@plt+0xfe77cf26> │ │ │ │ + blcs bfe8c <__read_chk@plt+0x5aab8> │ │ │ │ @ instruction: 0x4628d09a │ │ │ │ - blx fe662376 <__read_chk@plt+0xfe5fcfa2> │ │ │ │ + blx fe662306 <__read_chk@plt+0xfe5fcf32> │ │ │ │ @ instruction: 0xf8926802 │ │ │ │ @ instruction: 0xf043306c │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ str r3, [pc, ip, rrx] │ │ │ │ ldrbtmi r4, [fp], #-2906 @ 0xfffff4a6 │ │ │ │ @ instruction: 0xf8dfe762 │ │ │ │ ldrbtmi fp, [fp], #360 @ 0x168 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ - blmi 16d1c1c <__read_chk@plt+0x166c848> │ │ │ │ + blmi 16d1bac <__read_chk@plt+0x166c7d8> │ │ │ │ ldrbtmi r4, [fp], #-1698 @ 0xfffff95e │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ @ instruction: 0xf8dfaf42 │ │ │ │ ldrbtmi sl, [sl], #344 @ 0x158 │ │ │ │ @ instruction: 0xf8dfe73d │ │ │ │ ldrbtmi fp, [fp], #340 @ 0x154 │ │ │ │ @ instruction: 0xf8dfe72e │ │ │ │ ldrbtmi fp, [fp], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8dfe72a │ │ │ │ ldrbtmi fp, [fp], #332 @ 0x14c │ │ │ │ @ instruction: 0xf8dfe726 │ │ │ │ ldrbtmi fp, [fp], #328 @ 0x148 │ │ │ │ @ instruction: 0xf8dfe722 │ │ │ │ ldrbtmi fp, [fp], #324 @ 0x144 │ │ │ │ - blmi 14dfbd0 <__read_chk@plt+0x147a7fc> │ │ │ │ + blmi 14dfb60 <__read_chk@plt+0x147a78c> │ │ │ │ @ instruction: 0xe722447b │ │ │ │ andcs r4, fp, #1294336 @ 0x13c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldm r0!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ teqle r4, r0, lsl #16 │ │ │ │ subsle r2, r0, r0, lsl #26 │ │ │ │ stmdacs r0, {r3, r5, r7, fp, sp, lr} │ │ │ │ stmdbmi sl, {r0, r2, r3, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0f64479 │ │ │ │ - bllt 14e4e0c <__read_chk@plt+0x147fa38> │ │ │ │ + bllt 14e4d9c <__read_chk@plt+0x147f9c8> │ │ │ │ stmdacs r0, {r3, r5, r7, fp, sp, lr} │ │ │ │ - blmi 129a09c <__read_chk@plt+0x1234cc8> │ │ │ │ + blmi 129a02c <__read_chk@plt+0x1234c58> │ │ │ │ strcc r2, [fp], #-515 @ 0xfffffdfd │ │ │ │ stmib sp, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrbtmi r0, [fp], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf11c2005 │ │ │ │ strb pc, [r5, -r7, lsr #19] @ │ │ │ │ andcs r4, r5, #1081344 @ 0x108000 │ │ │ │ @ instruction: 0xf7be4479 │ │ │ │ - strmi lr, [r6], -r4, lsl #27 │ │ │ │ + @ instruction: 0x4606edbc │ │ │ │ stmiavs sp!, {r0, r2, r7, r8, r9, ip, sp, pc} │ │ │ │ - blmi 1092e44 <__read_chk@plt+0x102da70> │ │ │ │ + blmi 1092dd4 <__read_chk@plt+0x102da00> │ │ │ │ @ instruction: 0xf6424622 │ │ │ │ @ instruction: 0xf85801f0 │ │ │ │ @ instruction: 0xf5000003 │ │ │ │ andscc r5, r0, ip, lsl r0 │ │ │ │ - blx ff6e224a <__read_chk@plt+0xff67ce76> │ │ │ │ + blx ff6e21da <__read_chk@plt+0xff67ce06> │ │ │ │ stmib sp, {r0, r1, r9, sp}^ │ │ │ │ ldrtmi r5, [r3], -r0 │ │ │ │ andcs r4, r8, r1, lsl r6 │ │ │ │ @ instruction: 0xf98af11c │ │ │ │ cdpcs 7, 0, cr14, cr3, cr8, {1} │ │ │ │ mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ svcge 0x0024f43f │ │ │ │ @@ -66320,65 +66292,65 @@ │ │ │ │ ldrbtmi r4, [sp], #-3367 @ 0xfffff2d9 │ │ │ │ ldreq lr, [r1, -r7, asr #15] │ │ │ │ svcge 0x0002f53f │ │ │ │ svcvc 0x00aab11d │ │ │ │ @ instruction: 0xf53f0752 │ │ │ │ strdcs sl, [r4], -sp │ │ │ │ @ instruction: 0xf7bee7e4 │ │ │ │ - @ instruction: 0xf8dfecc4 │ │ │ │ + @ instruction: 0xf8dfecfc │ │ │ │ ldrbtmi fp, [fp], #132 @ 0x84 │ │ │ │ svclt 0x0000e6aa │ │ │ │ - eorseq r8, r7, r8, ror #22 │ │ │ │ + ldrsbteq r8, [r7], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r7, sl, asr fp │ │ │ │ + eorseq r8, r7, sl, asr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, fp, sl, asr r9 │ │ │ │ - andseq r0, fp, r6, ror #18 │ │ │ │ - andseq r0, fp, r0, ror r9 │ │ │ │ - andseq r0, fp, r8, asr #18 │ │ │ │ - eorseq r8, r7, r8, asr sl │ │ │ │ - andseq r0, fp, lr, lsl r9 │ │ │ │ - andseq r0, fp, sl, lsl r9 │ │ │ │ - andseq r0, fp, ip, lsr r9 │ │ │ │ - andseq r0, fp, sl, asr #16 │ │ │ │ - andseq r0, fp, r6, lsl #16 │ │ │ │ - andseq r0, fp, r2, ror #15 │ │ │ │ - @ instruction: 0x001b07f2 │ │ │ │ - mulseq lr, sl, r9 │ │ │ │ - andseq r9, sp, r6, lsl #3 │ │ │ │ - andseq r0, fp, r2, asr #15 │ │ │ │ - andseq r0, fp, sl, asr #15 │ │ │ │ - andseq sl, sl, lr, ror r7 │ │ │ │ - andseq sl, sl, r6, lsl #15 │ │ │ │ - @ instruction: 0x001b07b8 │ │ │ │ - andseq r0, fp, r2, asr r8 │ │ │ │ - andseq r9, sp, r4, ror r0 │ │ │ │ + andseq r0, fp, lr, ror #16 │ │ │ │ + andseq r0, fp, sl, ror r8 │ │ │ │ + andseq r0, fp, r4, lsl #17 │ │ │ │ + andseq r0, fp, ip, asr r8 │ │ │ │ + eorseq r8, r7, r8, asr #21 │ │ │ │ + andseq r0, fp, r2, lsr r8 │ │ │ │ andseq r0, fp, lr, lsr #16 │ │ │ │ - @ instruction: 0x001b07dc │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andseq r0, fp, r2, lsl #14 │ │ │ │ - @ instruction: 0x001b06fc │ │ │ │ + andseq r0, fp, r0, asr r8 │ │ │ │ + andseq r0, fp, lr, asr r7 │ │ │ │ + andseq r0, fp, sl, lsl r7 │ │ │ │ @ instruction: 0x001b06f6 │ │ │ │ - andseq r0, fp, sl, asr #13 │ │ │ │ + andseq r0, fp, r6, lsl #14 │ │ │ │ + andseq pc, lr, lr, lsr #17 │ │ │ │ + mulseq sp, sl, r0 │ │ │ │ + @ instruction: 0x001b06d6 │ │ │ │ + @ instruction: 0x001b06de │ │ │ │ + mulseq sl, r2, r6 │ │ │ │ + mulseq sl, sl, r6 │ │ │ │ + andseq r0, fp, ip, asr #13 │ │ │ │ + andseq r0, fp, r6, ror #14 │ │ │ │ + andseq r8, sp, r8, lsl #31 │ │ │ │ + andseq r0, fp, r2, asr #14 │ │ │ │ + @ instruction: 0x001b06f0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andseq r0, fp, r6, lsl r6 │ │ │ │ + andseq r0, fp, r0, lsl r6 │ │ │ │ + andseq r0, fp, sl, lsl #12 │ │ │ │ + @ instruction: 0x001b05de │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 8, cr15, cr0, cr12, {6} │ │ │ │ ldrcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb0d7 │ │ │ │ @ instruction: 0x4604341c │ │ │ │ andcs r4, r0, sl, ror r4 │ │ │ │ @ instruction: 0xf8df460d │ │ │ │ ldmpl r3, {r2, r4, sl, sp, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9355 │ │ │ │ @ instruction: 0xf7be0300 │ │ │ │ - stmib sp, {r1, r2, r3, r4, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + stmib sp, {r1, r2, r4, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdage r8, {r3, r8} │ │ │ │ - mcr 7, 7, pc, cr4, cr14, {5} @ │ │ │ │ + svc 0x001cf7be │ │ │ │ stmvs r2, {r0, r1, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf1032d05 │ │ │ │ @ instruction: 0xf8d00101 │ │ │ │ ldmib r0, {r2, r3, sp, lr, pc}^ │ │ │ │ rsble ip, r2, r0, lsl #6 │ │ │ │ andle r2, r7, r6, lsl #26 │ │ │ │ vadd.f32 d2, d0, d4 │ │ │ │ @@ -66392,41 +66364,41 @@ │ │ │ │ @ instruction: 0xf8dfd468 │ │ │ │ andcs r8, sl, r4, asr #7 │ │ │ │ stccs 4, cr4, [r0], {248} @ 0xf8 │ │ │ │ stmib sp, {r3, r4, r6, ip, lr, pc}^ │ │ │ │ stmibmi lr!, {r8, lr, pc}^ │ │ │ │ stmda r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strls r4, [r4], #-1145 @ 0xfffffb87 │ │ │ │ - @ instruction: 0xff1cf13c │ │ │ │ + mcr2 1, 6, pc, cr4, cr12, {1} @ │ │ │ │ @ instruction: 0xf506683e │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x06db30fc │ │ │ │ stmibmi r8!, {r0, r1, r3, r5, sl, ip, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r8, lsl #4 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - @ instruction: 0xb320efac │ │ │ │ + @ instruction: 0xb320efe4 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ - blx 15e25f8 <__read_chk@plt+0x157d224> │ │ │ │ + blx 15e2588 <__read_chk@plt+0x157d1b4> │ │ │ │ ldmdavs fp!, {r3, r7, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx 1462604 <__read_chk@plt+0x13fd230> │ │ │ │ + blx 1462594 <__read_chk@plt+0x13fd1c0> │ │ │ │ cmplt r3, r3, lsl #16 │ │ │ │ @ instruction: 0xf8d3683b │ │ │ │ @ instruction: 0xf11f00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf1000699 │ │ │ │ ldmdavs fp!, {r7, r8, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r5, r3, r8 @ │ │ │ │ ldrble r0, [r4, #-1752]! @ 0xfffff928 │ │ │ │ @ instruction: 0x462049d6 │ │ │ │ @ instruction: 0xf7be4479 │ │ │ │ - stmdacs r0, {r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - bmi ff5da374 <__read_chk@plt+0xff574fa0> │ │ │ │ + stmdacs r0, {r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + bmi ff5da304 <__read_chk@plt+0xff574f30> │ │ │ │ ldrbtmi r4, [sl], #-3020 @ 0xfffff434 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmnphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r0, r1, r2, r4, r6, ip, sp, pc} │ │ │ │ stmiami r8, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @@ -66449,69 +66421,69 @@ │ │ │ │ teqphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x1e01e9cd │ │ │ │ stmibmi r0, {r1, sp}^ │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ strls r4, [r4], #-2494 @ 0xfffff642 │ │ │ │ @ instruction: 0xf13c4479 │ │ │ │ - ldmibmi sp!, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmibmi sp!, {r0, r1, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -fp, lsl #4 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - blmi fec21f50 <__read_chk@plt+0xfebbcb7c> │ │ │ │ + blmi fec21fc0 <__read_chk@plt+0xfebbcbec> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmpl r7!, {r0, r1, r2, r3, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf8dfe782 │ │ │ │ ldrbtmi r8, [r8], #736 @ 0x2e0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmiami r7!, {r0, r1, r3, r5, r8, pc} │ │ │ │ @ instruction: 0x46265837 │ │ │ │ stmib sp, {r1, sp}^ │ │ │ │ ldmibmi r3!, {r0, r9, sl, fp, ip} │ │ │ │ strhi lr, [r3], -sp, asr #19 │ │ │ │ @ instruction: 0xf8cd4479 │ │ │ │ @ instruction: 0xf13cc000 │ │ │ │ - strb pc, [sp, -fp, lsl #29]! @ │ │ │ │ + @ instruction: 0xe76dfe33 │ │ │ │ @ instruction: 0xf8df489f │ │ │ │ ldrbtmi r8, [r8], #700 @ 0x2bc │ │ │ │ andcs r5, r2, r7, lsr r8 │ │ │ │ @ instruction: 0xf8dfe75b │ │ │ │ ldrbtmi r8, [r8], #692 @ 0x2b4 │ │ │ │ @ instruction: 0xf8dfe7e2 │ │ │ │ ldrbtmi r8, [r8], #688 @ 0x2b0 │ │ │ │ @ instruction: 0xf10de7de │ │ │ │ vst2.8 {d16-d17}, [pc :128], r8 │ │ │ │ @ instruction: 0x46217296 │ │ │ │ @ instruction: 0xf7be4640 │ │ │ │ - movwcs lr, #3842 @ 0xf02 │ │ │ │ + movwcs lr, #3898 @ 0xf3a │ │ │ │ @ instruction: 0xf8882d01 │ │ │ │ @ instruction: 0xf000312b │ │ │ │ @ instruction: 0xf8df80b6 │ │ │ │ @ instruction: 0x4640a290 │ │ │ │ @ instruction: 0x465144fa │ │ │ │ stc2l 1, cr15, [sl, #144] @ 0x90 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ stccs 0, cr13, [r3, #-228] @ 0xffffff1c │ │ │ │ rsbslt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ strbcs fp, [r1], -ip, lsl #30 │ │ │ │ @ instruction: 0xf7be2646 │ │ │ │ - blmi fe82161c <__read_chk@plt+0xfe7bc248> │ │ │ │ + blmi fe82168c <__read_chk@plt+0xfe7bc2b8> │ │ │ │ strmi r9, [r1], r7, lsl #14 │ │ │ │ @ instruction: 0x463744fb │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ @ instruction: 0xf8d979e2 │ │ │ │ cmnlt r2, r0 │ │ │ │ movteq lr, #11009 @ 0x2b01 │ │ │ │ vmov.i16 , #187 @ 0x00bb │ │ │ │ - bcs f2affc <__read_chk@plt+0xec5c28> │ │ │ │ + bcs f2af8c <__read_chk@plt+0xec5bb8> │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ ldrbeq r0, [sl, r1, lsl #6] │ │ │ │ strcc fp, [r7], #-3928 @ 0xfffff0a8 │ │ │ │ stmdavc r3!, {r0, r4, r8, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf8312d03 │ │ │ │ - bl fe9be360 <__read_chk@plt+0xfe958f8c> │ │ │ │ + bl fe9be2f0 <__read_chk@plt+0xfe958f1c> │ │ │ │ @ instruction: 0xf5c10108 │ │ │ │ vst4.32 {d7,d9,d11,d13}, [r6 :64], r6 │ │ │ │ rsble r7, ip, r0, lsl #13 │ │ │ │ andcs r4, r7, #95420416 @ 0x5b00000 │ │ │ │ @ instruction: 0xf1244620 │ │ │ │ vmlacs.f64 d15, d0, d9 │ │ │ │ strtmi sp, [r0], -ip, ror #2 │ │ │ │ @@ -66523,15 +66495,15 @@ │ │ │ │ @ instruction: 0xf1244631 │ │ │ │ strmi pc, [r4], -r7, lsl #27 │ │ │ │ @ instruction: 0xf8dfb340 │ │ │ │ ldrbtmi r9, [r9], #520 @ 0x208 │ │ │ │ mulge r6, r4, r8 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf7bed010 │ │ │ │ - stmdavs r3, {r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ movteq lr, #43779 @ 0xab03 │ │ │ │ vmov.i16 , #187 @ 0x00bb │ │ │ │ @ instruction: 0xf1ba1340 │ │ │ │ svclt 0x00080f3a │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ svclt 0x005807db │ │ │ │ strle r3, [r8, #-1030] @ 0xfffffbfa │ │ │ │ @@ -66548,520 +66520,520 @@ │ │ │ │ @ instruction: 0xf500bf08 │ │ │ │ subsle r5, r4, r0, asr #8 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ smlalscc pc, lr, r0, r8 @ │ │ │ │ @ instruction: 0xf53f0759 │ │ │ │ ldreq sl, [sl, -r0, lsl #30] │ │ │ │ mrcge 5, 7, APSR_nzcv, cr13, cr15, {1} │ │ │ │ - blcs edd74 <__read_chk@plt+0x889a0> │ │ │ │ + blcs edd04 <__read_chk@plt+0x88930> │ │ │ │ mrcge 6, 7, APSR_nzcv, cr9, cr15, {1} │ │ │ │ subsle r2, r6, r2, lsl #26 │ │ │ │ strbmi r2, [r3], -r4 │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ - blx 14e2550 <__read_chk@plt+0x147d17c> │ │ │ │ + blx 14e24e0 <__read_chk@plt+0x147d10c> │ │ │ │ vst2.8 {d22-d23}, [pc :256], ip │ │ │ │ @ instruction: 0x464172fa │ │ │ │ subpl pc, lr, r4, lsl #10 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ @ instruction: 0xf7be3038 │ │ │ │ - movwcs lr, #3678 @ 0xe5e │ │ │ │ + movwcs lr, #3734 @ 0xe96 │ │ │ │ strcc pc, [fp, #2180]! @ 0x884 │ │ │ │ - blls 25ff80 <__read_chk@plt+0x1fabac> │ │ │ │ + blls 25ff10 <__read_chk@plt+0x1fab3c> │ │ │ │ strtmi r2, [r0], -r7, lsl #4 │ │ │ │ - blx fe7e2894 <__read_chk@plt+0xfe77d4c0> │ │ │ │ + blx fe7e2824 <__read_chk@plt+0xfe77d450> │ │ │ │ addsle r2, r2, r0, lsl #28 │ │ │ │ ldr r7, [r0, r7, lsr #32] │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, ip, r3, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, ip, r3, lsl #17 │ │ │ │ stmdbmi lr, {r0, r2, r3, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ ldc2 1, cr15, [r6, #-144] @ 0xffffff70 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blmi 139213c <__read_chk@plt+0x132cd68> │ │ │ │ - bvc 737624 <__read_chk@plt+0x6d2250> │ │ │ │ + blmi 13920cc <__read_chk@plt+0x132ccf8> │ │ │ │ + bvc 7375b4 <__read_chk@plt+0x6d21e0> │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ andsvc sl, sp, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xf500e739 │ │ │ │ @ instruction: 0xf8945440 │ │ │ │ @ instruction: 0xf04330fc │ │ │ │ @ instruction: 0xf8840380 │ │ │ │ @ instruction: 0xf89430fc │ │ │ │ smmlsreq lr, lr, r0, r3 │ │ │ │ @ instruction: 0xf500d511 │ │ │ │ vst4.16 {d21-d24}, [pc], r5 │ │ │ │ mulscc r4, r6, r2 │ │ │ │ @ instruction: 0xf7be4641 │ │ │ │ - @ instruction: 0xf894ee22 │ │ │ │ + @ instruction: 0xf894ee5a │ │ │ │ smmlsreq r8, lr, r0, r3 │ │ │ │ mcrge 5, 5, pc, cr5, cr15, {1} @ │ │ │ │ strle r0, [r5, #1819]! @ 0x71b │ │ │ │ @ instruction: 0xf47f2d02 │ │ │ │ andcs sl, r5, r0, lsr #29 │ │ │ │ stmib sp, {r0, r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r1, r2, r1, lsl #28 │ │ │ │ @ instruction: 0xf8cd4936 │ │ │ │ ldrbtmi ip, [r9], #-0 │ │ │ │ ldmdbmi r5!, {r2, r8, ip, pc} │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2356 @ 0xfffff6cc │ │ │ │ - ldc2l 1, cr15, [r8, #-240]! @ 0xffffff10 │ │ │ │ + stc2 1, cr15, [r0, #-240]! @ 0xffffff10 │ │ │ │ ldmdbmi r3!, {r0, r1, r3, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl c643a4 <__read_chk@plt+0xbfefd0> │ │ │ │ + bl 1a64334 <__read_chk@plt+0x19fef60> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrbt sl, [r6], -r6, lsl #29 │ │ │ │ smlabtgt r0, sp, r9, lr │ │ │ │ stmdbmi lr!, {r1, sp} │ │ │ │ stmda r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ tstls r4, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2348 @ 0xfffff6d4 │ │ │ │ - stc2l 1, cr15, [r2, #-240]! @ 0xffffff10 │ │ │ │ + stc2 1, cr15, [sl, #-240] @ 0xffffff10 │ │ │ │ ldrt r4, [lr], fp, lsl #22 │ │ │ │ - b 1de43cc <__read_chk@plt+0x1d7eff8> │ │ │ │ + b febe435c <__read_chk@plt+0xfeb7ef88> │ │ │ │ ldmdapl r7!, {r0, r3, fp, lr} │ │ │ │ @ instruction: 0xf8dfb12c │ │ │ │ strtmi r8, [r6], -r0, lsr #1 │ │ │ │ ldrbtmi r2, [r8], #2 │ │ │ │ @ instruction: 0xf8dfe6bf │ │ │ │ mulcs r2, r8, r0 │ │ │ │ @ instruction: 0xe68344f8 │ │ │ │ - eorseq r8, r7, r8, lsr #15 │ │ │ │ + eorseq r8, r7, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, ip, r7, r8 │ │ │ │ + eorseq r8, r7, ip, lsl #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq sl, r8, r5 │ │ │ │ - @ instruction: 0x001b06b4 │ │ │ │ - andseq r0, fp, ip, asr r6 │ │ │ │ - andseq r0, fp, r4, lsl r6 │ │ │ │ - eorseq r8, r7, r2, asr #13 │ │ │ │ - @ instruction: 0x001aa4d6 │ │ │ │ - andseq pc, lr, sl, asr #13 │ │ │ │ + andseq sl, sl, ip, lsr #9 │ │ │ │ + andseq r0, fp, r8, asr #11 │ │ │ │ + andseq r0, fp, r0, ror r5 │ │ │ │ + andseq r0, fp, r8, lsr #10 │ │ │ │ + eorseq r8, r7, r2, lsr r7 │ │ │ │ + andseq sl, sl, sl, ror #7 │ │ │ │ + @ instruction: 0x001ef5de │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - andseq sl, sl, r4, asr #9 │ │ │ │ - andseq sl, sl, r6, asr #9 │ │ │ │ - andseq r8, sp, ip, lsl #29 │ │ │ │ - @ instruction: 0x001b05d0 │ │ │ │ - andseq r0, fp, ip, lsl r5 │ │ │ │ - mulseq fp, lr, r4 │ │ │ │ - mulseq fp, r4, r5 │ │ │ │ - andseq r0, fp, sl, lsl #9 │ │ │ │ - andseq r0, fp, lr, ror #8 │ │ │ │ - andseq r0, fp, r6, asr r4 │ │ │ │ - ldrsbteq r3, [r0], -r4 │ │ │ │ - eoreq pc, r8, ip, ror #29 │ │ │ │ - eoreq r4, r8, r4, lsl #26 │ │ │ │ - andseq r0, fp, lr, lsr #9 │ │ │ │ - andseq r0, fp, r6, lsr #9 │ │ │ │ - @ instruction: 0x001b03b6 │ │ │ │ - eorseq r6, sp, r4, lsr #27 │ │ │ │ - andseq pc, lr, r6, lsr r4 @ │ │ │ │ - andseq r8, sp, r4, lsr #24 │ │ │ │ + @ instruction: 0x001aa3d8 │ │ │ │ + @ instruction: 0x001aa3da │ │ │ │ + andseq r8, sp, r0, lsr #27 │ │ │ │ + andseq r0, fp, r4, ror #9 │ │ │ │ + andseq r0, fp, r0, lsr r4 │ │ │ │ + @ instruction: 0x001b03b2 │ │ │ │ + andseq r0, fp, r8, lsr #9 │ │ │ │ + mulseq fp, lr, r3 │ │ │ │ + andseq r0, fp, r2, lsl #7 │ │ │ │ andseq r0, fp, sl, ror #6 │ │ │ │ - andseq r0, fp, lr, lsr #6 │ │ │ │ - andseq pc, lr, r4, lsl #8 │ │ │ │ - andseq r0, fp, lr, lsr r3 │ │ │ │ - andseq r0, fp, r2, lsr #4 │ │ │ │ - andseq r0, fp, r8, lsl r2 │ │ │ │ + ldrsbteq r3, [r0], -r8 │ │ │ │ + eoreq pc, r8, r0, lsl #28 │ │ │ │ + eoreq r4, r8, r8, lsl ip │ │ │ │ + andseq r0, fp, r2, asr #7 │ │ │ │ + @ instruction: 0x001b03ba │ │ │ │ + andseq r0, fp, sl, asr #5 │ │ │ │ + eorseq r6, sp, r4, lsl lr │ │ │ │ + andseq pc, lr, sl, asr #6 │ │ │ │ + andseq r8, sp, r8, lsr fp │ │ │ │ + andseq r0, fp, lr, ror r2 │ │ │ │ + andseq r0, fp, r2, asr #4 │ │ │ │ + andseq pc, lr, r8, lsl r3 @ │ │ │ │ + andseq r0, fp, r2, asr r2 │ │ │ │ + andseq r0, fp, r6, lsr r1 │ │ │ │ + andseq r0, fp, ip, lsr #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfd78c <__read_chk@plt+0xfeb983b8> │ │ │ │ + bl febfd71c <__read_chk@plt+0xfeb98348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r8!, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi ad27a0 <__read_chk@plt+0xa6d3cc> │ │ │ │ + bmi ad2730 <__read_chk@plt+0xa6d35c> │ │ │ │ stcmi 4, cr4, [r8], #-484 @ 0xfffffe1c │ │ │ │ ldrbtmi r4, [ip], #-2856 @ 0xfffff4d8 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ stmiapl r6!, {r9}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cmnlt r2, #128, 4 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strmi r2, [r5], -r6, lsl #4 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ffae4914 <__read_chk@plt+0xffa7f540> │ │ │ │ - bleq fefe4918 <__read_chk@plt+0xfef7f544> │ │ │ │ + blne ffae48a4 <__read_chk@plt+0xffa7f4d0> │ │ │ │ + bleq fefe48a8 <__read_chk@plt+0xfef7f4d4> │ │ │ │ @ instruction: 0xf9faf08e │ │ │ │ @ instruction: 0xf0649000 │ │ │ │ ldmdavs r2!, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x33acf8b5 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ stmdbcc r1, {r0, r4, r6, fp, sp, lr} │ │ │ │ - bmi 614d9c <__read_chk@plt+0x5af9c8> │ │ │ │ + bmi 614d2c <__read_chk@plt+0x5af958> │ │ │ │ andcs r4, r0, sl, ror r4 │ │ │ │ - @ instruction: 0xf926f141 │ │ │ │ + @ instruction: 0xf8cef141 │ │ │ │ @ instruction: 0xb1289800 │ │ │ │ @ instruction: 0xf1372100 │ │ │ │ @ instruction: 0x4668fefd │ │ │ │ mrc2 1, 6, pc, cr0, cr7, {1} │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7be6818 │ │ │ │ - bmi 461bcc <__read_chk@plt+0x3fc7f8> │ │ │ │ + bmi 461c3c <__read_chk@plt+0x3fc868> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ - bmi 315bec <__read_chk@plt+0x2b0818> │ │ │ │ + bmi 315b7c <__read_chk@plt+0x2b07a8> │ │ │ │ @ instruction: 0xe7e0447a │ │ │ │ - stmib r4, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r8, r7, ip, ror #5 │ │ │ │ + ldmib ip!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r8, r7, ip, asr r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r7, r6, ror #5 │ │ │ │ + eorseq r8, r7, r6, asr r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, fp, r4, lsr #19 │ │ │ │ + @ instruction: 0x001b08b8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r8, r7, lr, ror #4 │ │ │ │ - mulseq sp, r0, sl │ │ │ │ + ldrsbteq r8, [r7], -lr │ │ │ │ + andseq sl, sp, r4, lsr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ addlt r4, pc, r4, lsl r6 @ │ │ │ │ - blmi fff79264 <__read_chk@plt+0xfff13e90> │ │ │ │ + blmi fff791f4 <__read_chk@plt+0xfff13e20> │ │ │ │ ldrbtmi r4, [sl], #-1664 @ 0xfffff980 │ │ │ │ strdls r4, [r6, -sl] │ │ │ │ tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r3, [sp], #-308 @ 0xfffffecc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ bicshi pc, pc, r0 │ │ │ │ - bcs c08a8 <__read_chk@plt+0x5b4d4> │ │ │ │ + bcs c0838 <__read_chk@plt+0x5b464> │ │ │ │ bicshi pc, r3, r0 │ │ │ │ ldmibmi r2!, {r2, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ - blls 237f2c <__read_chk@plt+0x1d2b58> │ │ │ │ + blls 237ebc <__read_chk@plt+0x1d2ae8> │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2544 @ 0xfffff610 │ │ │ │ - stc2l 1, cr15, [ip], #-240 @ 0xffffff10 │ │ │ │ + ldc2 1, cr15, [r4], {60} @ 0x3c │ │ │ │ ldmibmi r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, lr, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf13c3238 │ │ │ │ - strbmi pc, [r0], -r1, ror #24 @ │ │ │ │ + strbmi pc, [r0], -r9, lsl #24 @ │ │ │ │ @ instruction: 0xffa8f11e │ │ │ │ @ instruction: 0x4640b170 │ │ │ │ @ instruction: 0xffa4f11e │ │ │ │ cmplt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xf11e4640 │ │ │ │ stmdavs r2, {r0, r1, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r2, r8, pc @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rsbcc pc, ip, r2, lsl #17 │ │ │ │ cmn r0, r1 │ │ │ │ andcs r4, r0, r1, ror #23 │ │ │ │ ldrbtmi r4, [fp], #-2529 @ 0xfffff61f │ │ │ │ ldrbtmi r9, [r9], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf13c9b06 │ │ │ │ - blmi ff7a5818 <__read_chk@plt+0xff740444> │ │ │ │ + blmi ff7a5648 <__read_chk@plt+0xff740274> │ │ │ │ ldrdcs r4, [r0], -lr │ │ │ │ ldrbtmi r4, [r9], #-3294 @ 0xfffff322 │ │ │ │ ldrbtmi r5, [ip], #-2286 @ 0xfffff712 │ │ │ │ @ instruction: 0xf5026832 │ │ │ │ eorscc r5, r8, #-536870908 @ 0xe0000004 │ │ │ │ - ldc2 1, cr15, [r6], #-240 @ 0xffffff10 │ │ │ │ + blx ff862ba6 <__read_chk@plt+0xff7fd7d2> │ │ │ │ ldrbtmi r4, [fp], #-3034 @ 0xfffff426 │ │ │ │ - blmi ff74b340 <__read_chk@plt+0xff6e5f6c> │ │ │ │ + blmi ff74b2d0 <__read_chk@plt+0xff6e5efc> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r3, r2, r7, lsl #8 │ │ │ │ - @ instruction: 0xf9f6f141 │ │ │ │ + @ instruction: 0xf99ef141 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sp, {r7, r9, ip, sp}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ msrhi CPSR_s, r0 │ │ │ │ ldrdlt pc, [r8], -r8 │ │ │ │ svceq 0x0000f1bb │ │ │ │ msrhi SPSR_fsxc, r0 │ │ │ │ @ instruction: 0xf7be4658 │ │ │ │ - @ instruction: 0xf1a5ebb0 │ │ │ │ - bne 526fe8 <__read_chk@plt+0x4c1c14> │ │ │ │ + @ instruction: 0xf1a5ebe8 │ │ │ │ + bne 526f78 <__read_chk@plt+0x4c1ba4> │ │ │ │ svclt 0x00982a01 │ │ │ │ stmdble r0, {r8, sp} │ │ │ │ @ instruction: 0x465b0851 │ │ │ │ andcs r9, r2, r7, lsl #20 │ │ │ │ - bcc feee3084 <__read_chk@plt+0xfee7dcb0> │ │ │ │ - @ instruction: 0xf874f141 │ │ │ │ + bcc feee3014 <__read_chk@plt+0xfee7dc40> │ │ │ │ + @ instruction: 0xf81cf141 │ │ │ │ @ instruction: 0xf1412003 │ │ │ │ - stmdals r6, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r6, {r0, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xff7af125 │ │ │ │ strmi r4, [r3], -r3, asr #21 │ │ │ │ ldrbtmi r2, [sl], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0xf1412003 │ │ │ │ - bmi ff124934 <__read_chk@plt+0xff0bf560> │ │ │ │ + bmi ff124764 <__read_chk@plt+0xff0bf390> │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ strcs r4, [r6, #-1146] @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf850f141 │ │ │ │ + @ instruction: 0xfff8f140 │ │ │ │ @ instruction: 0xf04f6830 │ │ │ │ ldrbmi r0, [r0], #-2821 @ 0xfffff4fb │ │ │ │ @ instruction: 0xf96af124 │ │ │ │ @ instruction: 0xf5026832 │ │ │ │ ldrmi r5, [r2], #320 @ 0x140 │ │ │ │ @ instruction: 0x33b8f891 │ │ │ │ rsble r2, r0, r0, lsl #22 │ │ │ │ addcs pc, r0, #13697024 @ 0xd10000 │ │ │ │ stmdbeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blcc 180818 <__read_chk@plt+0x11b444> │ │ │ │ - stclle 5, cr4, [pc, #-300] @ a66a4 <__read_chk@plt+0x412d0> │ │ │ │ + blcc 1807a8 <__read_chk@plt+0x11b3d4> │ │ │ │ + stclle 5, cr4, [pc, #-300] @ a6634 <__read_chk@plt+0x41260> │ │ │ │ mulvc r0, sl, r8 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs r1, {r1, r4, r6, r7, pc}^ │ │ │ │ strcs r4, [r0], #-1621 @ 0xfffff9ab │ │ │ │ - bleq 4e2e68 <__read_chk@plt+0x47da94> │ │ │ │ + bleq 4e2df8 <__read_chk@plt+0x47da24> │ │ │ │ @ instruction: 0xf7bee00b │ │ │ │ - stmdavs r3, {r3, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r7, r9, fp, sp, lr, pc} │ │ │ │ andscc pc, r7, r3, lsr r8 @ │ │ │ │ svcpl 0x0000f413 │ │ │ │ qadd16mi fp, ip, r8 │ │ │ │ svcvc 0x0001f815 │ │ │ │ - bl fea12cdc <__read_chk@plt+0xfe9ad908> │ │ │ │ + bl fea12c6c <__read_chk@plt+0xfe9ad898> │ │ │ │ ldrbmi r0, [fp, #-778] @ 0xfffffcf6 │ │ │ │ @ instruction: 0x2c00dbef │ │ │ │ qadd16mi fp, r5, r8 │ │ │ │ stmdble r6, {r0, r2, r4, r6, r8, sl, lr} │ │ │ │ - bleq 12487c <__read_chk@plt+0xbf4a8> │ │ │ │ + bleq 12480c <__read_chk@plt+0xbf438> │ │ │ │ @ instruction: 0xf1412100 │ │ │ │ - strmi pc, [sl, #2519]! @ 0x9d7 │ │ │ │ + strmi pc, [sl, #2431]! @ 0x97f │ │ │ │ stmdavc fp!, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - bleq 122c48 <__read_chk@plt+0xbd874> │ │ │ │ + bleq 122bd8 <__read_chk@plt+0xbd804> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrbmi r8, [r8], -ip, lsr #1 │ │ │ │ - @ instruction: 0xf97af141 │ │ │ │ + @ instruction: 0xf922f141 │ │ │ │ tstcs r0, r5, lsl #20 │ │ │ │ - @ instruction: 0xf1414658 │ │ │ │ - stmdavc ip!, {r0, r2, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1404658 │ │ │ │ + stmdavc ip!, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7beb1ec │ │ │ │ - ssatmi lr, #11, ip, lsl #20 │ │ │ │ + ssatmi lr, #11, r4, asr #20 │ │ │ │ and r6, r2, r2, lsl #16 │ │ │ │ svcmi 0x0001f81a │ │ │ │ @ instruction: 0xf832b1ac │ │ │ │ ldreq r3, [fp], #20 │ │ │ │ @ instruction: 0xf89ad4f8 │ │ │ │ cmnlt r3, r0 │ │ │ │ @ instruction: 0x46d96831 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ addcs pc, r0, #13697024 @ 0xd10000 │ │ │ │ - blcc 1808b8 <__read_chk@plt+0x11b4e4> │ │ │ │ - stcle 5, cr4, [pc], #300 @ a699c <__read_chk@plt+0x415c8> │ │ │ │ - bleq 122c98 <__read_chk@plt+0xbd8c4> │ │ │ │ + blcc 180848 <__read_chk@plt+0x11b474> │ │ │ │ + stcle 5, cr4, [pc], #300 @ a692c <__read_chk@plt+0x41558> │ │ │ │ + bleq 122c28 <__read_chk@plt+0xbd854> │ │ │ │ streq pc, [r2, #-265] @ 0xfffffef7 │ │ │ │ @ instruction: 0xf109e003 │ │ │ │ @ instruction: 0xf1090b02 │ │ │ │ ldrbmi r0, [r8], -r3, lsl #10 │ │ │ │ - @ instruction: 0xf94ef141 │ │ │ │ + @ instruction: 0xf8f6f141 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp} │ │ │ │ adcmi r3, sl, #12288 @ 0x3000 │ │ │ │ @ instruction: 0xf8dfdd35 │ │ │ │ stcls 2, cr11, [r8], {4} │ │ │ │ @ instruction: 0xf1ab44fb │ │ │ │ ands r0, r4, r4, lsl #22 │ │ │ │ @ instruction: 0xf1414628 │ │ │ │ - @ instruction: 0x4622f93b │ │ │ │ + strtmi pc, [r2], -r3, ror #17 │ │ │ │ tstcs r0, r8, lsr #12 │ │ │ │ - @ instruction: 0xffc6f140 │ │ │ │ + @ instruction: 0xff6ef140 │ │ │ │ @ instruction: 0xf1424638 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5033501 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp} │ │ │ │ adcmi r3, sl, #12288 @ 0x3000 │ │ │ │ @ instruction: 0xf85bdd19 │ │ │ │ svccs 0x00007f04 │ │ │ │ ldmdavs r3!, {r1, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bcc 180950 <__read_chk@plt+0x11b57c> │ │ │ │ - ble 3b7340 <__read_chk@plt+0x351f6c> │ │ │ │ + bcc 1808e0 <__read_chk@plt+0x11b50c> │ │ │ │ + ble 3b72d0 <__read_chk@plt+0x351efc> │ │ │ │ strcc r4, [r1, #-1576] @ 0xfffff9d8 │ │ │ │ - @ instruction: 0xf918f141 │ │ │ │ + @ instruction: 0xf8c0f141 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp} │ │ │ │ adcmi r3, sl, #12288 @ 0x3000 │ │ │ │ ldmvs r9, {r1, r4, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ - bmi 1a2fd0c <__read_chk@plt+0x19ca938> │ │ │ │ + bmi 1a2fc9c <__read_chk@plt+0x19ca8c8> │ │ │ │ stceq 0, cr15, [r6], {79} @ 0x4f │ │ │ │ cmncs r2, #6619136 @ 0x650000 │ │ │ │ submi r4, r9, #2046820352 @ 0x7a000000 │ │ │ │ stmib sp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ strls r5, [r0, #-3073] @ 0xfffff3ff │ │ │ │ mrc2 0, 3, pc, cr12, cr8, {1} │ │ │ │ eorsle r2, lr, r2, ror r8 │ │ │ │ subsle r2, r8, r3, ror r8 │ │ │ │ tstle lr, r6, ror #16 │ │ │ │ @ instruction: 0xf50d6833 │ │ │ │ andscc r5, r8, #268435464 @ 0x10000008 │ │ │ │ - bleq be2d70 <__read_chk@plt+0xb7d99c> │ │ │ │ + bleq be2d00 <__read_chk@plt+0xb7d92c> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8024658 │ │ │ │ @ instruction: 0xf8d35d08 │ │ │ │ vqsub.s8 d17, d17, d4 │ │ │ │ andls r0, r9, #67108864 @ 0x4000000 │ │ │ │ - blx 1e2e30 <__read_chk@plt+0x17da5c> │ │ │ │ + blx 1e2dc0 <__read_chk@plt+0x17d9ec> │ │ │ │ andcs r9, r2, r9, lsl #20 │ │ │ │ ldrbmi r9, [r9], -r2 │ │ │ │ @ instruction: 0x46134853 │ │ │ │ vrshl.s8 d25, d1, d1 │ │ │ │ ldrbtmi r0, [r8], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf01a9200 │ │ │ │ ldmdavs r3!, {r0, r1, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs c0be0 <__read_chk@plt+0x5b80c> │ │ │ │ + blcs c0b70 <__read_chk@plt+0x5b79c> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr13, cr15, {1} │ │ │ │ ldrmi r9, [r8, r8, lsl #24] │ │ │ │ @ instruction: 0xf109e6d5 │ │ │ │ tstcs r0, r1, lsl #22 │ │ │ │ @ instruction: 0xf1412022 │ │ │ │ - @ instruction: 0xf109f91f │ │ │ │ + @ instruction: 0xf109f8c7 │ │ │ │ @ instruction: 0xf1420502 │ │ │ │ - ldrb pc, [r6, -r9, ror #18]! @ │ │ │ │ + @ instruction: 0xe776f911 │ │ │ │ msreq CPSR_fs, r5, lsr #3 │ │ │ │ ldmdble r9, {r0, r8, fp, sp}^ │ │ │ │ @ instruction: 0xb110f8df │ │ │ │ ldrbtmi r0, [fp], #2121 @ 0x849 │ │ │ │ ldmdavs r3!, {r0, r1, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034628 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ - bmi 102ed8c <__read_chk@plt+0xfc99b8> │ │ │ │ + bmi 102ed1c <__read_chk@plt+0xfc9948> │ │ │ │ tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ teqcc r4, r9, lsr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 117) │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf08d8ff0 │ │ │ │ ldmdavs r3!, {r0, r1, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb12b4618 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3115f893 │ │ │ │ sbceq pc, r0, r3, asr #7 │ │ │ │ - blx ce2ef8 <__read_chk@plt+0xc7db24> │ │ │ │ + @ instruction: 0xf9d8f140 │ │ │ │ ldmdavs r0!, {r0, r1, r2, r3, r5, r8, sl, fp, lr} │ │ │ │ - @ instruction: 0xf9c6f140 │ │ │ │ + @ instruction: 0xf96ef140 │ │ │ │ ldrbtmi r4, [sp], #-2094 @ 0xfffff7d2 │ │ │ │ ldrbtmi r3, [r8], #-1324 @ 0xfffffad4 │ │ │ │ - mcrr 7, 11, pc, r2, cr13 @ │ │ │ │ + ldcl 7, cr15, [sl], #-756 @ 0xfffffd0c │ │ │ │ svceq 0x0004f855 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2090 @ 0xfffff7d6 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr12, cr13, {5} │ │ │ │ + mrc 7, 6, APSR_nzcv, cr4, cr13, {5} │ │ │ │ @ instruction: 0xf1406830 │ │ │ │ - ldmdavs r3!, {r0, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x0115f893 │ │ │ │ sbceq pc, r0, r0, asr #7 │ │ │ │ - @ instruction: 0xf9e6f140 │ │ │ │ + @ instruction: 0xf98ef140 │ │ │ │ stccc 7, cr14, [ip, #-620]! @ 0xfffffd94 │ │ │ │ svclt 0x00982d01 │ │ │ │ stmdble r0, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8df0869 │ │ │ │ ldrbtmi fp, [fp], #128 @ 0x80 │ │ │ │ - bmi 8a0490 <__read_chk@plt+0x83b0bc> │ │ │ │ + bmi 8a0420 <__read_chk@plt+0x83b04c> │ │ │ │ @ instruction: 0xe629447a │ │ │ │ ldrsbtlt pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ ldrbtmi r4, [fp], #1601 @ 0x641 │ │ │ │ - bmi 820480 <__read_chk@plt+0x7bb0ac> │ │ │ │ + bmi 820410 <__read_chk@plt+0x7bb03c> │ │ │ │ @ instruction: 0xe621447a │ │ │ │ - svc 0x00acf7bd │ │ │ │ - eorseq r8, r7, r6, lsl #4 │ │ │ │ + svc 0x00e4f7bd │ │ │ │ + eorseq r8, r7, r6, ror r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r8, [r7], -sl │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ - andseq r0, fp, sl, asr #3 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r0, fp, r2, lsl #4 │ │ │ │ - eorseq r5, r0, r2, asr #4 │ │ │ │ - andseq r0, fp, sl, ror r1 │ │ │ │ - andseq r0, fp, lr, lsr #3 │ │ │ │ - andseq r8, sp, lr, lsr #9 │ │ │ │ - strdeq r6, [r8], -lr @ │ │ │ │ - andseq r0, fp, ip, lsr #3 │ │ │ │ - andseq r0, fp, lr, ror #2 │ │ │ │ - andseq r0, fp, r4, lsr #3 │ │ │ │ - ldrshteq r5, [r7], -r8 │ │ │ │ - eorseq fp, r7, ip, lsl lr │ │ │ │ - andseq r0, fp, r4, lsr r0 │ │ │ │ - andseq r0, fp, lr, lsr #32 │ │ │ │ - andseq pc, sl, lr, lsl #29 │ │ │ │ - eorseq r7, r7, r0, asr #29 │ │ │ │ - mlaseq r7, r6, r5, r5 │ │ │ │ - andseq pc, sl, r6, lsr lr @ │ │ │ │ - andseq pc, sl, sl, lsl #31 │ │ │ │ - andseq pc, sl, sl, ror #27 │ │ │ │ - andseq pc, sl, r4, ror #27 │ │ │ │ - @ instruction: 0x001afdda │ │ │ │ - @ instruction: 0x001afdd4 │ │ │ │ + eorseq r8, r7, sl, ror #4 │ │ │ │ + eoreq r3, pc, r8, ror #15 │ │ │ │ + ldrsbeq r0, [fp], -lr │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r0, fp, r6, lsl r1 │ │ │ │ + eorseq r5, r0, r6, asr #2 │ │ │ │ + andseq r0, fp, lr, lsl #1 │ │ │ │ + andseq r0, fp, r2, asr #1 │ │ │ │ + andseq r8, sp, r2, asr #7 │ │ │ │ + eoreq r6, r8, r2, lsl lr │ │ │ │ + andseq r0, fp, r0, asr #1 │ │ │ │ + andseq r0, fp, r2, lsl #1 │ │ │ │ + ldrheq r0, [fp], -r8 │ │ │ │ + eorseq r5, r7, r8, ror #14 │ │ │ │ + eorseq fp, r7, ip, lsl #29 │ │ │ │ + andseq pc, sl, r8, asr #30 │ │ │ │ + andseq pc, sl, r2, asr #30 │ │ │ │ + andseq pc, sl, r2, lsr #27 │ │ │ │ + eorseq r7, r7, r0, lsr pc │ │ │ │ + eorseq r5, r7, r6, lsl #12 │ │ │ │ + andseq pc, sl, sl, asr #26 │ │ │ │ + mulseq sl, lr, lr │ │ │ │ + @ instruction: 0x001afcfe │ │ │ │ + @ instruction: 0x001afcf8 │ │ │ │ + andseq pc, sl, lr, ror #25 │ │ │ │ + andseq pc, sl, r8, ror #25 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfdcdc <__read_chk@plt+0xfeb98908> │ │ │ │ + bl febfdc6c <__read_chk@plt+0xfeb98898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [ip, #-352]! @ 0xfffffea0 │ │ │ │ stcmi 0, cr11, [ip], #-664 @ 0xfffffd68 │ │ │ │ - blmi bb7ce0 <__read_chk@plt+0xb5290c> │ │ │ │ + blmi bb7c70 <__read_chk@plt+0xb5289c> │ │ │ │ ldrbtmi r4, [fp], #-2348 @ 0xfffff6d4 │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9425 │ │ │ │ ldmdapl lr, {sl}^ │ │ │ │ @ instruction: 0xf5016831 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ addmi r3, r3, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xf891dd12 │ │ │ │ strdcs r2, [r1], -r6 │ │ │ │ andeq pc, r4, #34 @ 0x22 │ │ │ │ rscscs pc, r6, r1, lsl #17 │ │ │ │ - blmi 8793a4 <__read_chk@plt+0x813fd0> │ │ │ │ + blmi 879334 <__read_chk@plt+0x813f60> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls a00b8c <__read_chk@plt+0x99b7b8> │ │ │ │ + blls a00b1c <__read_chk@plt+0x99b748> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r0, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x4604491d │ │ │ │ andcs r4, r0, r5, lsl r6 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - svc 0x00b6f7bd │ │ │ │ + svc 0x00eef7bd │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf125461c │ │ │ │ orrcs pc, r0, #9792 @ 0x2640 │ │ │ │ stcge 5, cr9, [r5, #-8] │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r4, r1, #0 │ │ │ │ @ instruction: 0xf7be4628 │ │ │ │ - strcs lr, [r0], #-2492 @ 0xfffff644 │ │ │ │ + strcs lr, [r0], #-2548 @ 0xfffff60c │ │ │ │ movwcs r2, #4718 @ 0x126e │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ strtmi r4, [r3], -r8, lsr #12 │ │ │ │ addsmi pc, r3, sp, lsl #17 │ │ │ │ - blx ee2c58 <__read_chk@plt+0xe7d884> │ │ │ │ + blx ee2be8 <__read_chk@plt+0xe7d814> │ │ │ │ ldmdacs r9!, {r0, r4, r5, fp, sp, lr}^ │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf891d1c5 │ │ │ │ @ instruction: 0x462030f5 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ rscscc pc, r5, r1, lsl #17 │ │ │ │ @ instruction: 0xf7bde7c4 │ │ │ │ - svclt 0x0000ef16 │ │ │ │ - mlaseq r7, ip, sp, r7 │ │ │ │ + svclt 0x0000ef4e │ │ │ │ + eorseq r7, r7, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, r6, sp, r7 │ │ │ │ + eorseq r7, r7, r6, lsl #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r7, r8, ror #26 │ │ │ │ - andseq pc, sl, ip, ror #28 │ │ │ │ + ldrsbteq r7, [r7], -r8 │ │ │ │ + andseq pc, sl, r0, lsl #27 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, r0, lsl #31 │ │ │ │ ldrmi r4, [r4], -r0, lsl #23 │ │ │ │ sxtab16mi r4, r8, pc, ror #8 @ │ │ │ │ @@ -67070,46 +67042,46 @@ │ │ │ │ @ instruction: 0xf89c5c40 │ │ │ │ @ instruction: 0xf04330f6 │ │ │ │ @ instruction: 0xf88c0304 │ │ │ │ @ instruction: 0xf12530f6 │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r3], -r2, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf9d0f13c │ │ │ │ + @ instruction: 0xf978f13c │ │ │ │ ldmpl fp!, {r1, r2, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ tstlt r8, r8, lsl r8 │ │ │ │ - b 1ee4af4 <__read_chk@plt+0x1e7f720> │ │ │ │ + b fece4a84 <__read_chk@plt+0xfec7f6b0> │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf89c5c40 │ │ │ │ @ instruction: 0xf01330fe │ │ │ │ @ instruction: 0xf0400310 │ │ │ │ @ instruction: 0xf89c80ad │ │ │ │ ldrbeq r2, [r1, -r1, lsl #2] │ │ │ │ @ instruction: 0xf8dcd436 │ │ │ │ - blcs b361c <__read_chk@plt+0x4e248> │ │ │ │ + blcs b35ac <__read_chk@plt+0x4e1d8> │ │ │ │ adcshi pc, fp, r0 │ │ │ │ - @ instruction: 0xffecf7dd │ │ │ │ + @ instruction: 0xffeaf7dd │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ adcsmi r2, r2, #92, 6 @ 0x70000001 │ │ │ │ stmdbmi r7!, {r0, r1, r6, r8, sl, fp, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - @ instruction: 0x4603ef38 │ │ │ │ + @ instruction: 0x4603ef70 │ │ │ │ @ instruction: 0x461e4630 │ │ │ │ ldc2 1, cr15, [sl, #-148] @ 0xffffff6c │ │ │ │ ldrtmi r2, [r3], -r0, lsl #4 │ │ │ │ stmib sp, {r0, r4, r9, sl, lr}^ │ │ │ │ andcs r0, r4, r0, lsl #8 │ │ │ │ - blx 12e30c6 <__read_chk@plt+0x127dcf2> │ │ │ │ + blx 12e3056 <__read_chk@plt+0x127dc82> │ │ │ │ @ instruction: 0xf05e2000 │ │ │ │ strcs pc, [r1], #-2381 @ 0xfffff6b3 │ │ │ │ stc2l 0, cr15, [ip, #-368] @ 0xfffffe90 │ │ │ │ @ instruction: 0xf7dd2003 │ │ │ │ - stmdavs fp!, {r0, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r6, r3, r8 @ │ │ │ │ andeq pc, r4, #34 @ 0x22 │ │ │ │ rscscs pc, r6, r3, lsl #17 │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldrdeq pc, [r4, -ip] │ │ │ │ @@ -67123,130 +67095,130 @@ │ │ │ │ smlabbcs r1, ip, r8, pc @ │ │ │ │ tstpcs r0, r1, lsr #8 @ p-variant is OBSOLETE │ │ │ │ tstpvs r0, r1, lsr #8 @ p-variant is OBSOLETE │ │ │ │ tstpvs r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0xf8d3e7e0 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp} │ │ │ │ - bne ff0c1030 <__read_chk@plt+0xff05bc5c> │ │ │ │ - @ instruction: 0xff2ef140 │ │ │ │ + bne ff0c0fc0 <__read_chk@plt+0xff05bbec> │ │ │ │ + cdp2 1, 13, cr15, cr6, cr0, {2} │ │ │ │ @ instruction: 0xffc2f08b │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ qaddcs sp, lr, r0 │ │ │ │ @ instruction: 0xf1402007 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #999424 @ 0xf4000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ - bl feb01060 <__read_chk@plt+0xfea9bc8c> │ │ │ │ + bl feb00ff0 <__read_chk@plt+0xfea9bc1c> │ │ │ │ @ instruction: 0xf7bd0903 │ │ │ │ - pkhtbmi lr, r2, sl, asr #29 │ │ │ │ + pkhbtmi lr, r2, r2, lsl #30 │ │ │ │ @ instruction: 0xf1254630 │ │ │ │ @ instruction: 0x4652fcbd │ │ │ │ strmi r2, [r3], -r0, lsl #2 │ │ │ │ strbmi r9, [r8], -r0, lsl #8 │ │ │ │ - stc2l 1, cr15, [r4, #256]! @ 0x100 │ │ │ │ - @ instruction: 0xffa8f141 │ │ │ │ + stc2 1, cr15, [ip, #256] @ 0x100 │ │ │ │ + @ instruction: 0xff50f141 │ │ │ │ ldmpl fp!, {r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7be6818 │ │ │ │ - @ instruction: 0xf08fe9e8 │ │ │ │ + @ instruction: 0xf08fea20 │ │ │ │ andcs pc, r7, r5, asr pc @ │ │ │ │ - @ instruction: 0xf9e0f140 │ │ │ │ + @ instruction: 0xf988f140 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071220f6 │ │ │ │ @ instruction: 0xf8d3d51d │ │ │ │ vld4. {d2-d5}, [r2 :256], r4 │ │ │ │ vld1.8 {d2-d5}, [r2], r0 │ │ │ │ vst1.8 {d22-d25}, [r2], r0 │ │ │ │ @ instruction: 0xf8c36200 │ │ │ │ @ instruction: 0xf1b820f4 │ │ │ │ eorsle r0, r0, r0, lsl #30 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {sl, sp} │ │ │ │ - bne ff0c10c8 <__read_chk@plt+0xff05bcf4> │ │ │ │ - cdp2 1, 14, cr15, cr2, cr0, {2} │ │ │ │ + bne ff0c1058 <__read_chk@plt+0xff05bc84> │ │ │ │ + cdp2 1, 8, cr15, cr10, cr0, {2} │ │ │ │ stc2l 0, cr15, [ip], {92} @ 0x5c │ │ │ │ ldrb r4, [lr, -r0, lsr #12]! │ │ │ │ strtmi r2, [r0], -r1, lsl #8 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf02087f0 │ │ │ │ ldmdacs r9, {r5}^ │ │ │ │ @ instruction: 0xf1b8d0dd │ │ │ │ andsle r0, r2, r0, lsl #30 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf1401ac0 │ │ │ │ - ldrb pc, [r0, -fp, asr #29] @ │ │ │ │ + @ instruction: 0xe750fe73 │ │ │ │ stc2 0, cr15, [r2], #-564 @ 0xfffffdcc │ │ │ │ @ instruction: 0x4622e79d │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff47f0 │ │ │ │ @ instruction: 0xf08dbe97 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf08de7e6 │ │ │ │ stmdavs fp!, {r0, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ svclt 0x0000e7c8 │ │ │ │ - eorseq r7, r7, r0, asr #25 │ │ │ │ + eorseq r7, r7, r0, lsr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001afdf2 │ │ │ │ + andseq pc, sl, r6, lsl #26 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ - andseq pc, sl, ip, lsl #28 │ │ │ │ - andseq pc, sl, r2, lsr #26 │ │ │ │ + andseq pc, sl, r0, lsr #26 │ │ │ │ + andseq pc, sl, r6, lsr ip @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl febfdfe4 <__read_chk@plt+0xfeb98c10> │ │ │ │ + bl febfdf74 <__read_chk@plt+0xfeb98ba0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ - blx fed63342 <__read_chk@plt+0xfecfdf6e> │ │ │ │ + blx 17632d2 <__read_chk@plt+0x16fdefe> │ │ │ │ strmi r6, [r5], -r3, lsr #16 │ │ │ │ ldmdavc sl, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ stmiavs r0!, {r1, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ movwcs lr, #6612 @ 0x19d4 │ │ │ │ movwcs lr, #6597 @ 0x19c5 │ │ │ │ @ instruction: 0xf7ffb110 │ │ │ │ rscvs pc, r8, r7, ror #31 │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ @ instruction: 0xf15c4618 │ │ │ │ - eorvs pc, r8, r5, asr sl @ │ │ │ │ + strdvs pc, [r8], -sp @ │ │ │ │ ldmib r4, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ stmib r5, {r0, r8, r9, sp}^ │ │ │ │ stmdacs r0, {r0, r8, r9, sp} │ │ │ │ ldrb sp, [r1, pc, ror #3]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfe034 <__read_chk@plt+0xfeb98c60> │ │ │ │ + bl febfdfc4 <__read_chk@plt+0xfeb98bf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 5aadfc <__read_chk@plt+0x545a28> │ │ │ │ + blmi 5aad8c <__read_chk@plt+0x5459b8> │ │ │ │ ldmdbmi r4, {r2, r4, r9, sl, lr} │ │ │ │ ldmdapl fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrlt r6, r2, lr, lsl r8 │ │ │ │ - blx fe26339a <__read_chk@plt+0xfe1fdfc6> │ │ │ │ + blx c6332a <__read_chk@plt+0xbfdf56> │ │ │ │ strmi r6, [r5], -r3, lsr #16 │ │ │ │ ldmdavc sl, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ stmiavs r0!, {r1, r4, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ movwcs lr, #6612 @ 0x19d4 │ │ │ │ movwcs lr, #6597 @ 0x19c5 │ │ │ │ @ instruction: 0xf7ffb110 │ │ │ │ strhtvs pc, [r8], #251 @ 0xfb @ │ │ │ │ @ instruction: 0xf506462c │ │ │ │ @ instruction: 0xf8c65680 │ │ │ │ ldcllt 0, cr4, [r0, #-800]! @ 0xfffffce0 │ │ │ │ @ instruction: 0xf15c4618 │ │ │ │ - eorvs pc, r8, r5, lsr #20 │ │ │ │ + eorvs pc, r8, sp, asr #19 │ │ │ │ ldmib r4, {r5, r6, r7, fp, sp, lr}^ │ │ │ │ stmib r5, {r0, r8, r9, sp}^ │ │ │ │ stmdacs r0, {r0, r8, r9, sp} │ │ │ │ strb sp, [sp, fp, ror #3]! │ │ │ │ - eorseq r7, r7, r4, asr #20 │ │ │ │ + ldrhteq r7, [r7], -r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r8], #816 @ 0x330 │ │ │ │ ldcvc 5, cr15, [r9, #-692]! @ 0xfffffd4c │ │ │ │ stcge 6, cr4, [lr], {6} │ │ │ │ @@ -67265,41 +67237,41 @@ │ │ │ │ ldrtmi r8, [r3], -r9, lsr #5 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ strbmi r8, [r9], -fp, lsr #5 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ adchi pc, sp, #0 │ │ │ │ andcs r9, r1, r0, lsl #2 │ │ │ │ ldrne pc, [r0, #2271]! @ 0x8df │ │ │ │ - @ instruction: 0xf13c4479 │ │ │ │ - strtmi pc, [sl], -r9, asr #16 │ │ │ │ + @ instruction: 0xf13b4479 │ │ │ │ + qsub8mi pc, sl, r1 @ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strbmi r8, [r3], -r5, lsr #5 │ │ │ │ @ instruction: 0xf8df9216 │ │ │ │ smlatbcs r0, r0, r5, r2 │ │ │ │ @ instruction: 0xf10d9117 │ │ │ │ @ instruction: 0x46410858 │ │ │ │ andls r5, r6, #12189696 @ 0xba0000 │ │ │ │ @ instruction: 0x46224610 │ │ │ │ @ instruction: 0xf0d16800 │ │ │ │ smlaltblt pc, r8, fp, pc @ │ │ │ │ - blcs c0fb8 <__read_chk@plt+0x5bbe4> │ │ │ │ + blcs c0f48 <__read_chk@plt+0x5bb74> │ │ │ │ addshi pc, r3, #64 @ 0x40 │ │ │ │ ldrbne pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf82af13c │ │ │ │ + @ instruction: 0xffd2f13b │ │ │ │ ldrbcc pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ movwls r5, #43259 @ 0xa8fb │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs b3950 <__read_chk@plt+0x4e57c> │ │ │ │ + blcs b38e0 <__read_chk@plt+0x4e50c> │ │ │ │ andshi pc, r0, #0 │ │ │ │ @ instruction: 0xf10dab15 │ │ │ │ @ instruction: 0x461c0a50 │ │ │ │ cmncs lr, #738197504 @ 0x2c000000 │ │ │ │ - bleq e30a0 <__read_chk@plt+0x7dccc> │ │ │ │ + bleq e3030 <__read_chk@plt+0x7dc5c> │ │ │ │ ldrbmi r2, [r9], -r6, lsl #4 │ │ │ │ ldcge 0, cr6, [r0], {35} @ 0x23 │ │ │ │ @ instruction: 0xf8ca2001 │ │ │ │ @ instruction: 0xf11bb000 │ │ │ │ eorvs pc, r0, r7, lsr #28 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r6, #-1073741762 @ 0xc000003e │ │ │ │ @@ -67312,15 +67284,15 @@ │ │ │ │ stmibvs r3, {r5, r8, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xf8d44658 │ │ │ │ andcs fp, r5, #0 │ │ │ │ ldrne pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r4, #29817 @ 0x7479 │ │ │ │ - ldcl 7, cr15, [sl, #-756]! @ 0xfffffd0c │ │ │ │ + ldc 7, cr15, [r2, #756]! @ 0x2f4 │ │ │ │ strmi r9, [r1], -r7, lsl #22 │ │ │ │ @ instruction: 0x47984658 │ │ │ │ @ instruction: 0xf8df6820 │ │ │ │ stmibvs r3, {r2, r3, r4, r5, r6, r7, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @@ -67333,55 +67305,55 @@ │ │ │ │ stmibvs r3, {r2, r3, r4, r6, r7, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r4, #33913 @ 0x8479 │ │ │ │ - ldcl 7, cr15, [r0, #-756] @ 0xfffffd0c │ │ │ │ + stc 7, cr15, [r8, #756] @ 0x2f4 │ │ │ │ strmi r9, [r1], -r8, lsl #22 │ │ │ │ @ instruction: 0x47984658 │ │ │ │ ldrteq pc, [r8], #2271 @ 0x8df @ │ │ │ │ stmiavs r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcc fp, ip, r3, lsl r1 │ │ │ │ - cdp2 1, 0, cr15, cr10, cr2, {2} │ │ │ │ + ldc2 1, cr15, [r2, #264]! @ 0x108 │ │ │ │ strteq pc, [ip], #2271 @ 0x8df │ │ │ │ stmdbvs r3, {r3, r4, r5, r6, sl, lr} │ │ │ │ andscc fp, r0, r3, lsl r1 │ │ │ │ - cdp2 1, 0, cr15, cr2, cr2, {2} │ │ │ │ + stc2 1, cr15, [sl, #264]! @ 0x108 │ │ │ │ strteq pc, [r0], #2271 @ 0x8df │ │ │ │ stmdbvs r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ andscc fp, r4, r3, lsl r1 │ │ │ │ - ldc2l 1, cr15, [sl, #264]! @ 0x108 │ │ │ │ + stc2 1, cr15, [r2, #264]! @ 0x108 │ │ │ │ @ instruction: 0xf15c9807 │ │ │ │ - @ instruction: 0xf8dff93d │ │ │ │ + @ instruction: 0xf8dff8e5 │ │ │ │ ldrbtmi r3, [fp], #-1168 @ 0xfffffb70 │ │ │ │ mcrcs 0, 0, r6, cr0, cr8, {6} │ │ │ │ andshi pc, r9, #0 │ │ │ │ @ instruction: 0xf15c4630 │ │ │ │ - @ instruction: 0xf8dff933 │ │ │ │ + @ instruction: 0xf8dff8db │ │ │ │ ldrbtmi r3, [fp], #-1152 @ 0xfffffb80 │ │ │ │ @ instruction: 0xf1b96118 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ strbmi r8, [r8], -sl, lsl #4 │ │ │ │ stmibeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf926f15c │ │ │ │ + @ instruction: 0xf8cef15c │ │ │ │ strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ strbtcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ldrmi r9, [r1], -r8, lsl #4 │ │ │ │ stmdavs r0!, {r3, r4, r6, r8, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrbcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7bd2600 │ │ │ │ - stmdavs r0!, {r1, r2, r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r2, r3, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ sbcsvs pc, fp, #9240576 @ 0x8d0000 │ │ │ │ @ instruction: 0xf8df4649 │ │ │ │ stmibvs r3, {r2, r3, r4, r5, sl, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrtcs pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [sl], #-1273 @ 0xfffffb07 │ │ │ │ ldrmi r6, [r1], -r3, lsl #19 │ │ │ │ @@ -67389,25 +67361,25 @@ │ │ │ │ strbmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r4, #50297 @ 0xc479 │ │ │ │ - stcl 7, cr15, [r0], #756 @ 0x2f4 │ │ │ │ + ldc 7, cr15, [r8, #-756] @ 0xfffffd0c │ │ │ │ strmi r9, [r1], -ip, lsl #22 │ │ │ │ @ instruction: 0x47984658 │ │ │ │ strbmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ andcs r4, r5, #4161536 @ 0x3f8000 │ │ │ │ @ instruction: 0xf8db4630 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7bd930c │ │ │ │ - blls 3e244c <__read_chk@plt+0x37d078> │ │ │ │ + blls 3e24bc <__read_chk@plt+0x37d0e8> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r3, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrbtmi r4, [sl], #-2806 @ 0xfffff50a │ │ │ │ ldrmi r6, [r1], -r3, lsl #19 │ │ │ │ ldrmi r9, [r8, ip, lsl #4] │ │ │ │ @@ -67416,30 +67388,30 @@ │ │ │ │ strbmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ andcs r4, r5, #3915776 @ 0x3bc000 │ │ │ │ @ instruction: 0xf8db4630 │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7bd930d │ │ │ │ - blls 422408 <__read_chk@plt+0x3bd034> │ │ │ │ + blls 422478 <__read_chk@plt+0x3bd0a4> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r3, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d44798 │ │ │ │ stmibmi r1!, {ip, sp, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r4, #54393 @ 0xd479 │ │ │ │ - stc 7, cr15, [ip], {189} @ 0xbd │ │ │ │ + stcl 7, cr15, [r4], {189} @ 0xbd │ │ │ │ strmi r9, [r1], -sp, lsl #22 │ │ │ │ @ instruction: 0x47984658 │ │ │ │ stmdbls r8, {r5, fp, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdbls r7, {r5, fp, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdbls ip, {r5, fp, sp, lr} │ │ │ │ @@ -67448,23 +67420,23 @@ │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ strbmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ andcs r4, r5, #208, 18 @ 0x340000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xb018f8d9 │ │ │ │ - stcl 7, cr15, [sl], #-756 @ 0xfffffd0c │ │ │ │ + stc 7, cr15, [r2], #756 @ 0x2f4 │ │ │ │ strbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0x463247d8 │ │ │ │ stmdavs r0!, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d4f11c │ │ │ │ @ instruction: 0xf0ca4650 │ │ │ │ @ instruction: 0xf10dfb11 │ │ │ │ @ instruction: 0xf0b00b48 │ │ │ │ - blls 36650c <__read_chk@plt+0x301138> │ │ │ │ + blls 36649c <__read_chk@plt+0x3010c8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d33280 │ │ │ │ @ instruction: 0xf0ef9004 │ │ │ │ movwcs pc, #19195 @ 0x4afb @ │ │ │ │ strbmi r4, [r9], -r2, lsl #12 │ │ │ │ ldrtmi r9, [r0], -r1, lsl #6 │ │ │ │ @@ -67473,401 +67445,401 @@ │ │ │ │ @ instruction: 0xf84af0bf │ │ │ │ @ instruction: 0x46014bbb │ │ │ │ andls r5, r7, #16384000 @ 0xfa0000 │ │ │ │ @ instruction: 0xf0b04610 │ │ │ │ strbmi pc, [r8], -r5, ror #25 @ │ │ │ │ @ instruction: 0xf10d6821 │ │ │ │ @ instruction: 0xf0b00960 │ │ │ │ - blls 225e58 <__read_chk@plt+0x1c0a84> │ │ │ │ + blls 225de8 <__read_chk@plt+0x1c0a14> │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ ldmdavs r9, {r0, r8, r9, fp} │ │ │ │ - blx 17e350a <__read_chk@plt+0x177e136> │ │ │ │ + blx 17e349a <__read_chk@plt+0x177e0c6> │ │ │ │ @ instruction: 0x1012e9dd │ │ │ │ ldc2l 0, cr15, [lr, #-704]! @ 0xfffffd40 │ │ │ │ ldmdavs r8, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blx 1c6351a <__read_chk@plt+0x1bfe146> │ │ │ │ + blx 1c634aa <__read_chk@plt+0x1bfe0d6> │ │ │ │ @ instruction: 0xf0b06820 │ │ │ │ addcs pc, r8, #15360 @ 0x3c00 │ │ │ │ @ instruction: 0x46484631 │ │ │ │ - stmia r8!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r0!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ - blls 20bedc <__read_chk@plt+0x1a6b08> │ │ │ │ + blls 20be6c <__read_chk@plt+0x1a6a98> │ │ │ │ @ instruction: 0xf11c6818 │ │ │ │ stmibmi r7!, {r0, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andsls r2, r8, r5, lsl #4 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ rsblt pc, r4, sp, asr #17 │ │ │ │ - ldc 7, cr15, [r2], {189} @ 0xbd │ │ │ │ + mcrr 7, 11, pc, sl, cr13 @ │ │ │ │ andcs r4, r5, #2670592 @ 0x28c000 │ │ │ │ @ instruction: 0x4630901a │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - bls 3a22c8 <__read_chk@plt+0x33cef4> │ │ │ │ + bls 3a2338 <__read_chk@plt+0x33cf64> │ │ │ │ mvnscs r4, r0, lsr #23 │ │ │ │ - bmi fe8cbb78 <__read_chk@plt+0xfe8667a4> │ │ │ │ + bmi fe8cbb08 <__read_chk@plt+0xfe866734> │ │ │ │ stmdage r0!, {r2, r3, r4, ip, pc} │ │ │ │ eorsls r4, r5, #2046820352 @ 0x7a000000 │ │ │ │ andscs r5, sp, #16449536 @ 0xfb0000 │ │ │ │ @ instruction: 0xf89d931f │ │ │ │ @ instruction: 0xf04330e4 │ │ │ │ @ instruction: 0xf88d0340 │ │ │ │ @ instruction: 0xf7bd30e4 │ │ │ │ - blmi fe7215b8 <__read_chk@plt+0xfe6bc1e4> │ │ │ │ + blmi fe721628 <__read_chk@plt+0xfe6bc254> │ │ │ │ andcs r4, r5, #2506752 @ 0x264000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0x932a58fb │ │ │ │ - bl ffc651c4 <__read_chk@plt+0xffbffdf0> │ │ │ │ + stc 7, cr15, [r6], #-756 @ 0xfffffd0c │ │ │ │ strbmi r9, [r8], -fp, lsr #32 │ │ │ │ - blx 1be33a0 <__read_chk@plt+0x1b7dfcc> │ │ │ │ - blls 34db08 <__read_chk@plt+0x2e8734> │ │ │ │ + blx 1be3330 <__read_chk@plt+0x1b7df5c> │ │ │ │ + blls 34da98 <__read_chk@plt+0x2e86c4> │ │ │ │ ldmdavs fp, {r1, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a79 │ │ │ │ - bcs 1c47604 <__read_chk@plt+0x1be2230> │ │ │ │ + bcs 1c47594 <__read_chk@plt+0x1be21c0> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ streq pc, [r0], -pc, asr #32 │ │ │ │ @ instruction: 0xf893bf02 │ │ │ │ @ instruction: 0xf04220f5 │ │ │ │ @ instruction: 0xf8830208 │ │ │ │ @ instruction: 0xf89320f5 │ │ │ │ @ instruction: 0x462020f4 │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0x2100f893 │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ smlabbcs r0, r3, r8, pc @ │ │ │ │ - blx 166378a <__read_chk@plt+0x15fe3b6> │ │ │ │ + blx 166371a <__read_chk@plt+0x15fe346> │ │ │ │ @ instruction: 0xf11b9805 │ │ │ │ @ instruction: 0x4650fb53 │ │ │ │ - blx 1de3652 <__read_chk@plt+0x1d7e27e> │ │ │ │ + blx 1de35e2 <__read_chk@plt+0x1d7e20e> │ │ │ │ ldrbtmi r4, [r8], #-2176 @ 0xfffff780 │ │ │ │ tstlt r3, r3, asr #17 │ │ │ │ @ instruction: 0xf142300c │ │ │ │ - ldmdami lr!, {r0, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdami lr!, {r0, r3, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmdbvs r3, {r3, r4, r5, r6, sl, lr} │ │ │ │ andscc fp, r0, r3, lsl r1 │ │ │ │ - ldc2l 1, cr15, [sl], #-264 @ 0xfffffef8 │ │ │ │ + stc2 1, cr15, [r2], #-264 @ 0xfffffef8 │ │ │ │ ldrbtmi r4, [r8], #-2171 @ 0xfffff785 │ │ │ │ tstlt r3, r3, asr #18 │ │ │ │ @ instruction: 0xf1423014 │ │ │ │ - mcrcs 12, 0, pc, cr0, cr3, {3} @ │ │ │ │ - bmi 1edb448 <__read_chk@plt+0x1e76074> │ │ │ │ + mcrcs 12, 0, pc, cr0, cr11, {0} @ │ │ │ │ + bmi 1edb3d8 <__read_chk@plt+0x1e76004> │ │ │ │ stmdals r6, {r8, sp} │ │ │ │ ldrbtmi r2, [sl], #-1025 @ 0xfffffbff │ │ │ │ smlabtmi r1, sp, r9, lr │ │ │ │ strbmi r9, [r3], -r0, lsl #2 │ │ │ │ @ instruction: 0xf0d14611 │ │ │ │ - bmi 1da7314 <__read_chk@plt+0x1d41f40> │ │ │ │ + bmi 1da72a4 <__read_chk@plt+0x1d41ed0> │ │ │ │ sub r4, r9, sl, ror r4 │ │ │ │ @ instruction: 0xf44fac3a │ │ │ │ strdcs r7, [r0, -sl] │ │ │ │ @ instruction: 0xf7bd4620 │ │ │ │ - mcrcs 8, 0, lr, cr0, cr12, {2} │ │ │ │ + mcrcs 8, 0, lr, cr0, cr4, {4} │ │ │ │ ldrtmi sp, [r1], -lr, rrx │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ strcs r4, [r0], -r0, lsr #12 │ │ │ │ - mcr 7, 4, pc, cr12, cr13, {5} @ │ │ │ │ + mcr 7, 6, pc, cr4, cr13, {5} @ │ │ │ │ andcs r4, r5, #1736704 @ 0x1a8000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ mvnsvs pc, r4, lsl #17 │ │ │ │ - bl fe1e5298 <__read_chk@plt+0xfe17fec4> │ │ │ │ + bl fefe5228 <__read_chk@plt+0xfef7fe54> │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ - stc 7, cr15, [r8, #756] @ 0x2f4 │ │ │ │ + stcl 7, cr15, [r0, #756] @ 0x2f4 │ │ │ │ rscsvc pc, r9, #192, 10 @ 0x30000000 │ │ │ │ andcc r4, r1, #59768832 @ 0x3900000 │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7bd4620 │ │ │ │ - @ instruction: 0x4620ea1a │ │ │ │ + @ instruction: 0x4620ea52 │ │ │ │ rsbscs r4, r8, #53477376 @ 0x3300000 │ │ │ │ strls r2, [r0], -lr, ror #2 │ │ │ │ mcr2 0, 0, pc, cr12, cr8, {1} @ │ │ │ │ sbcle r2, r2, r9, ror r8 │ │ │ │ andcs r4, r5, #92, 18 @ 0x170000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1ae52d0 <__read_chk@plt+0x1a7fefc> │ │ │ │ + bl fe8e5260 <__read_chk@plt+0xfe87fe8c> │ │ │ │ stccs 6, cr4, [r0, #-12] │ │ │ │ andcs sp, r3, #76 @ 0x4c │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf11a9500 │ │ │ │ - bmi 1667144 <__read_chk@plt+0x1601d70> │ │ │ │ + bmi 16670d4 <__read_chk@plt+0x1601d00> │ │ │ │ stmdals r6, {sl, sp} │ │ │ │ @ instruction: 0x4643447a │ │ │ │ stmib sp, {r0, r4, r9, sl, lr}^ │ │ │ │ strls r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xff9ef0d1 │ │ │ │ ldrbtmi r4, [sl], #-2641 @ 0xfffff5af │ │ │ │ andcs r4, r5, r1, asr r9 │ │ │ │ @ instruction: 0xf13b4479 │ │ │ │ - bmi 14e6b10 <__read_chk@plt+0x148173c> │ │ │ │ + bmi 14e6940 <__read_chk@plt+0x148156c> │ │ │ │ ldrbtmi r4, [sl], #-2850 @ 0xfffff4de │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrhmi r9, [sl], #-183 @ 0xffffff49 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d138 │ │ │ │ ldcvc 5, cr15, [r9, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrtmi r4, [r3], -r9, asr #20 │ │ │ │ mcrcs 4, 0, r4, cr0, cr10, {3} │ │ │ │ ldclge 4, cr15, [r5, #-508] @ 0xfffffe04 │ │ │ │ strbmi r4, [r9], -r7, asr #22 │ │ │ │ @ instruction: 0xf1b9447b │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ stmdbmi r5, {r0, r1, r4, r6, r8, sl, fp, sp, pc}^ │ │ │ │ - strb r4, [pc, #-1145] @ a6fd7 <__read_chk@plt+0x41c03> │ │ │ │ + strb r4, [pc, #-1145] @ a6f67 <__read_chk@plt+0x41b93> │ │ │ │ ldrbtmi r4, [sl], #-2628 @ 0xfffff5bc │ │ │ │ stmdbmi r4, {r0, r1, r2, r4, r6, r8, sl, sp, lr, pc}^ │ │ │ │ strcs r2, [r1], #-5 │ │ │ │ @ instruction: 0xf13b4479 │ │ │ │ - bfi pc, r7, (invalid: 27:22) @ │ │ │ │ + @ instruction: 0xe7d6fd3f │ │ │ │ ldrtmi r4, [r0], -r1, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 865364 <__read_chk@plt+0x7fff90> │ │ │ │ + bl 16652f4 <__read_chk@plt+0x15fff20> │ │ │ │ str r4, [r8, r6, lsl #12] │ │ │ │ @ instruction: 0xf503465e │ │ │ │ strb r5, [r0, -r0, asr #6] │ │ │ │ ldrbtmi r4, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ @ instruction: 0xf8dfe7af │ │ │ │ ldrbtmi r9, [r9], #240 @ 0xf0 │ │ │ │ mrcmi 5, 1, lr, cr11, cr1, {7} │ │ │ │ strb r4, [r3, #1150]! @ 0x47e │ │ │ │ ldrbtmi r4, [sl], #-2618 @ 0xfffff5c6 │ │ │ │ - ldr r9, [pc, #519] @ a769f <__read_chk@plt+0x422cb> │ │ │ │ - b fe4e5390 <__read_chk@plt+0xfe47ffbc> │ │ │ │ - eorseq r7, r7, lr, asr #19 │ │ │ │ + ldr r9, [pc, #519] @ a762f <__read_chk@plt+0x4225b> │ │ │ │ + b ff2e5320 <__read_chk@plt+0xff27ff4c> │ │ │ │ + eorseq r7, r7, lr, lsr sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r7, [r7], -ip │ │ │ │ - andseq pc, sl, r8, lsr #23 │ │ │ │ + eorseq r7, r7, ip, lsr #20 │ │ │ │ + @ instruction: 0x001afabc │ │ │ │ andeq r1, r0, ip, lsl #3 │ │ │ │ - mulseq sl, sl, fp │ │ │ │ + andseq pc, sl, lr, lsr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, sl, ip, lsr #23 │ │ │ │ - andseq pc, sl, r4, lsr #23 │ │ │ │ - @ instruction: 0x001afbd4 │ │ │ │ - eoreq r8, r4, ip, lsr r2 │ │ │ │ - eoreq r0, r4, r4, lsr #1 │ │ │ │ - andseq pc, sl, r4, lsr #23 │ │ │ │ - eorseq r6, sp, r0, asr #3 │ │ │ │ - ldrhteq r6, [sp], -r0 │ │ │ │ - eorseq r6, sp, r0, lsr #3 │ │ │ │ - eorseq r6, sp, sl, lsl #3 │ │ │ │ - eorseq r6, sp, r6, ror r1 │ │ │ │ - eorseq r6, sp, r8, asr r1 │ │ │ │ + andseq pc, sl, r0, asr #21 │ │ │ │ + @ instruction: 0x001afab8 │ │ │ │ + andseq pc, sl, r8, ror #21 │ │ │ │ + eoreq r8, r4, r0, asr r1 │ │ │ │ + strhteq pc, [r3], -r8 @ │ │ │ │ + @ instruction: 0x001afab8 │ │ │ │ + eorseq r6, sp, r0, lsr r2 │ │ │ │ + eorseq r6, sp, r0, lsr #4 │ │ │ │ + eorseq r6, sp, r0, lsl r2 │ │ │ │ + ldrshteq r6, [sp], -sl │ │ │ │ + eorseq r6, sp, r6, ror #3 │ │ │ │ + eorseq r6, sp, r8, asr #3 │ │ │ │ + andseq pc, sl, lr, lsr #20 │ │ │ │ + andseq pc, sl, r4, asr #20 │ │ │ │ + eoreq pc, r3, r8, ror #29 │ │ │ │ + eoreq r8, r4, r2, ror r0 │ │ │ │ + andseq pc, sl, r4, lsr #20 │ │ │ │ + andseq pc, sl, r6, lsr #21 │ │ │ │ andseq pc, sl, sl, lsl fp @ │ │ │ │ - andseq pc, sl, r0, lsr fp @ │ │ │ │ - ldrdeq pc, [r3], -r4 @ │ │ │ │ - eoreq r8, r4, lr, asr r1 │ │ │ │ - andseq pc, sl, r0, lsl fp @ │ │ │ │ - mulseq sl, r2, fp │ │ │ │ - andseq pc, sl, r6, lsl #24 │ │ │ │ - @ instruction: 0x001afbf2 │ │ │ │ - andseq pc, sl, r8, lsl ip @ │ │ │ │ - andseq pc, sl, lr, lsl #24 │ │ │ │ + andseq pc, sl, r6, lsl #22 │ │ │ │ + andseq pc, sl, ip, lsr #22 │ │ │ │ + andseq pc, sl, r2, lsr #22 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - andseq sp, fp, ip, lsl #22 │ │ │ │ - andseq pc, sl, r8, lsr #23 │ │ │ │ + andseq sp, fp, r0, lsr #20 │ │ │ │ + @ instruction: 0x001afabc │ │ │ │ andeq r0, r0, r0, lsr #30 │ │ │ │ @ instruction: 0xffffe419 │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ - mulseq sl, sl, fp │ │ │ │ - eorseq r5, sp, lr, lsr #29 │ │ │ │ - eorseq r5, sp, r0, lsr #29 │ │ │ │ - mlaseq sp, r2, lr, r5 │ │ │ │ - eorseq r4, r0, r2, ror #11 │ │ │ │ - andseq pc, sl, r4, lsr #14 │ │ │ │ - andseq pc, sl, sl, lsr #22 │ │ │ │ andseq pc, sl, lr, lsr #21 │ │ │ │ - eorseq r4, r0, ip, asr #10 │ │ │ │ - andseq pc, sl, r2, lsl #13 │ │ │ │ - andseq pc, sl, ip, asr #21 │ │ │ │ - eorseq r7, r7, lr, ror #8 │ │ │ │ - mulseq lr, r0, r4 │ │ │ │ - andseq lr, lr, r4, lsl #9 │ │ │ │ - andseq lr, lr, r8, ror r4 │ │ │ │ - eorseq r4, r0, lr, ror #9 │ │ │ │ - @ instruction: 0x001af6bc │ │ │ │ - andseq pc, sl, r2, lsr sl @ │ │ │ │ - @ instruction: 0x001af5fe │ │ │ │ - @ instruction: 0x001af5f6 │ │ │ │ - @ instruction: 0x001af5f0 │ │ │ │ - andseq pc, sl, sl, ror #11 │ │ │ │ + eorseq r5, sp, lr, lsl pc │ │ │ │ + eorseq r5, sp, r0, lsl pc │ │ │ │ + eorseq r5, sp, r2, lsl #30 │ │ │ │ + eorseq r4, r0, r6, ror #9 │ │ │ │ + andseq pc, sl, r8, lsr r6 @ │ │ │ │ + andseq pc, sl, lr, lsr sl @ │ │ │ │ + andseq pc, sl, r2, asr #19 │ │ │ │ + eorseq r4, r0, r0, asr r4 │ │ │ │ + mulseq sl, r6, r5 │ │ │ │ + andseq pc, sl, r0, ror #19 │ │ │ │ + ldrsbteq r7, [r7], -lr │ │ │ │ + andseq lr, lr, r4, lsr #7 │ │ │ │ + mulseq lr, r8, r3 │ │ │ │ + andseq lr, lr, ip, lsl #7 │ │ │ │ + ldrshteq r4, [r0], -r2 │ │ │ │ + @ instruction: 0x001af5d0 │ │ │ │ + andseq pc, sl, r6, asr #18 │ │ │ │ + andseq pc, sl, r2, lsl r5 @ │ │ │ │ + andseq pc, sl, sl, lsl #10 │ │ │ │ + andseq pc, sl, r4, lsl #10 │ │ │ │ + @ instruction: 0x001af4fe │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febfe788 <__read_chk@plt+0xfeb993b4> │ │ │ │ + bl febfe718 <__read_chk@plt+0xfeb99344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46150bd0 │ │ │ │ - blmi bf9e44 <__read_chk@plt+0xb94a70> │ │ │ │ + blmi bf9dd4 <__read_chk@plt+0xb94a00> │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ ldcmi 2, cr15, [ip, #-692] @ 0xfffffd4c │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [r4], #-2253 @ 0xfffff733 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mrrc2 1, 3, pc, lr, cr6 @ │ │ │ │ - bmi a55b74 <__read_chk@plt+0x9f07a0> │ │ │ │ + bmi a55b04 <__read_chk@plt+0x9f0730> │ │ │ │ ldrbtmi r4, [sl], #-2852 @ 0xfffff4dc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [r4], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle sl, r0, lsl #6 │ │ │ │ vmax.s8 d4, d13, d16 │ │ │ │ ldcllt 13, cr4, [r0, #112]! @ 0x70 │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ mcrr2 1, 3, pc, sl, cr6 @ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ andcs r4, r5, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - strmi lr, [r6], -r4, ror #20 │ │ │ │ + @ instruction: 0x4606ea9c │ │ │ │ @ instruction: 0xf1374628 │ │ │ │ @ instruction: 0x4607fab5 │ │ │ │ @ instruction: 0xf1374628 │ │ │ │ @ instruction: 0xf7bdfab1 │ │ │ │ - stmdacs pc, {r1, r5, r6, sl, fp, sp, lr, pc} @ │ │ │ │ - blmi 61d670 <__read_chk@plt+0x5b829c> │ │ │ │ + stmdacs pc, {r1, r3, r4, r7, sl, fp, sp, lr, pc} @ │ │ │ │ + blmi 61d600 <__read_chk@plt+0x5b822c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cdpge 7, 0, cr6, cr5, cr0, {0} │ │ │ │ vst2.8 {d25-d28}, [pc], r2 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ - mrrc 7, 11, pc, lr, cr13 @ │ │ │ │ + ldc 7, cr15, [r6], {189} @ 0xbd │ │ │ │ movwcs r2, #622 @ 0x26e │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ @ instruction: 0xf8864611 │ │ │ │ @ instruction: 0xf03833ff │ │ │ │ ldmdacs r9!, {r0, r2, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi sp, [r1], -r1, asr #3 │ │ │ │ @ instruction: 0xf1384628 │ │ │ │ ldr pc, [ip, r5, lsr #18]! │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ @ instruction: 0xf7bde7e1 │ │ │ │ - svclt 0x0000e9be │ │ │ │ - eorseq r7, r7, lr, ror #5 │ │ │ │ + svclt 0x0000e9f6 │ │ │ │ + eorseq r7, r7, lr, asr r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r7, lr, asr #5 │ │ │ │ - andseq pc, sl, r4, lsl r9 @ │ │ │ │ - eorseq r4, r0, r0, asr #6 │ │ │ │ - mulseq pc, r6, r6 @ │ │ │ │ + eorseq r7, r7, lr, lsr r3 │ │ │ │ + andseq pc, sl, r8, lsr #16 │ │ │ │ + eorseq r4, r0, r4, asr #4 │ │ │ │ + andseq pc, pc, sl, lsr #11 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ adclt r4, r8, r0, ror #24 │ │ │ │ andcs r4, lr, #96, 22 @ 0x18000 │ │ │ │ stmdbmi r0!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-3424 @ 0xfffff2a0 │ │ │ │ ldrbtmi r5, [sp], #-2275 @ 0xfffff71d │ │ │ │ ldmdavs fp, {sl, sp} │ │ │ │ @ instruction: 0xf04f9327 │ │ │ │ @ instruction: 0xf1360300 │ │ │ │ cmnplt r0, r9, ror #27 @ p-variant is OBSOLETE │ │ │ │ - blmi 16ba000 <__read_chk@plt+0x1654c2c> │ │ │ │ + blmi 16b9f90 <__read_chk@plt+0x1654bbc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls a81704 <__read_chk@plt+0xa1c330> │ │ │ │ + blls a81694 <__read_chk@plt+0xa1c2c0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r0], -r3, lsr #1 │ │ │ │ pop {r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x460181f0 │ │ │ │ andcs r4, r6, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xf11b2001 │ │ │ │ strmi pc, [r6], -r5, lsl #21 │ │ │ │ stmdacs r0, {r0, r1, ip, pc} │ │ │ │ addhi pc, r8, r0 │ │ │ │ andcs r4, r5, #1294336 @ 0x13c000 │ │ │ │ strtmi r6, [r0], -r7, lsl #19 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - strmi lr, [r1], -lr, ror #19 │ │ │ │ + strmi lr, [r1], -r6, lsr #20 │ │ │ │ mcrmi 6, 2, r4, cr12, cr0, {1} │ │ │ │ stmdals r3, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x479868f1 │ │ │ │ stmdbmi r9, {r0, r1, r8, r9, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d74479 │ │ │ │ @ instruction: 0xf7bd8018 │ │ │ │ - @ instruction: 0x4601e9dc │ │ │ │ + @ instruction: 0x4601ea14 │ │ │ │ @ instruction: 0x47c04638 │ │ │ │ ldmdbvs r1!, {r0, r1, fp, ip, pc} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdbmi r2, {r0, r1, r8, r9, sl, fp, ip, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d74479 │ │ │ │ @ instruction: 0xf7bd8018 │ │ │ │ - strmi lr, [r1], -ip, asr #19 │ │ │ │ + strmi lr, [r1], -r4, lsl #20 │ │ │ │ @ instruction: 0x47c04638 │ │ │ │ ldmdbvs r0!, {r0, r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf04fae05 │ │ │ │ stmiapl pc!, {r0, fp}^ @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0x46114b38 │ │ │ │ ldrbtmi r9, [fp], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf1249300 │ │ │ │ @ instruction: 0x4601fc5f │ │ │ │ tstls r4, r3, lsl #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf142a804 │ │ │ │ - stmdals r3, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r3, {r0, r1, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r5, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ addcs r4, r8, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7bc4630 │ │ │ │ - stmdals r3, {r1, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdals r3, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ mcr2 1, 4, pc, cr2, cr11, {0} @ │ │ │ │ andcs r4, r5, #44, 18 @ 0xb0000 │ │ │ │ ldrbtmi r9, [r9], #-5 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @ instruction: 0xf7bd8018 │ │ │ │ - stmdbmi r9!, {r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdbmi r9!, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andls r2, r7, r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmib r0, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r8, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ umullscc pc, r8, sp, r8 @ │ │ │ │ andcs r9, r5, #9 │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ addscc pc, r8, sp, lsl #17 │ │ │ │ strtmi r4, [r0], -r2, lsr #22 │ │ │ │ @ instruction: 0x46449418 │ │ │ │ stmiapl fp!, {r0, r5, r8, fp, lr}^ │ │ │ │ tstls r7, #2030043136 @ 0x79000000 │ │ │ │ - ldmdb lr!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r6!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0319318 │ │ │ │ stmdage r3, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf904f11b │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ smmlsr sp, r4, r0, r2 │ │ │ │ andcs r4, r5, #360448 @ 0x58000 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - andcs lr, sl, #104, 18 @ 0x1a0000 │ │ │ │ + andcs lr, sl, #160, 18 @ 0x280000 │ │ │ │ tstcs r7, r3, lsl #12 │ │ │ │ @ instruction: 0xf05c2005 │ │ │ │ ldrb pc, [r1, -r9, asr #16] @ │ │ │ │ - stmia r6!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r7, r7, r0, lsl r2 │ │ │ │ + ldmdb lr, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r7, r7, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001af8b6 │ │ │ │ - eorseq r7, r7, r6, lsl #4 │ │ │ │ - ldrshteq r7, [r7], -r0 │ │ │ │ - mulseq sl, r8, r8 │ │ │ │ - ldrshteq r5, [sp], -ip │ │ │ │ - mulseq sl, r0, r8 │ │ │ │ - andseq pc, sl, ip, lsl #17 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r7, sp, sl, lsl #9 │ │ │ │ - eorseq r2, r0, r8, ror r6 │ │ │ │ - andseq r5, fp, sl, ror #24 │ │ │ │ - andseq pc, sl, r2, lsr r8 @ │ │ │ │ + andseq pc, sl, sl, asr #15 │ │ │ │ + eorseq r7, r7, r6, ror r2 │ │ │ │ + eorseq r7, r7, r0, ror #4 │ │ │ │ + andseq pc, sl, ip, lsr #15 │ │ │ │ + eorseq r5, sp, ip, ror #22 │ │ │ │ + andseq pc, sl, r4, lsr #15 │ │ │ │ + andseq pc, sl, r0, lsr #15 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + mulseq sp, lr, r3 │ │ │ │ + eorseq r2, r0, ip, ror r5 │ │ │ │ + andseq r5, fp, lr, ror fp │ │ │ │ + andseq pc, sl, r6, asr #14 │ │ │ │ andeq r1, r0, ip, lsr r1 │ │ │ │ - andseq pc, sl, r8, lsr #16 │ │ │ │ - andseq pc, sl, r8, ror #14 │ │ │ │ + andseq pc, sl, ip, lsr r7 @ │ │ │ │ + andseq pc, sl, ip, ror r6 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 4e5b74 <__read_chk@plt+0x4807a0> │ │ │ │ + bleq 4e5b04 <__read_chk@plt+0x480730> │ │ │ │ stclmi 2, cr15, [ip, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf8df4692 │ │ │ │ stcge 7, cr2, [lr], {40} @ 0x28 │ │ │ │ @ instruction: 0x3724f8df │ │ │ │ ldrbtmi r4, [sl], #-1672 @ 0xfffff978 │ │ │ │ @ instruction: 0xf8df9407 │ │ │ │ strmi r9, [r5], -r0, lsr #14 │ │ │ │ @@ -67875,105 +67847,105 @@ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f34c4 │ │ │ │ cmncs lr, #0, 6 │ │ │ │ stmdacs r0, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ subhi pc, pc, #0 │ │ │ │ @ instruction: 0xf1b89004 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blge 4c819c <__read_chk@plt+0x462dc8> │ │ │ │ + blge 4c812c <__read_chk@plt+0x462d58> │ │ │ │ usatne pc, #24, pc, asr #17 @ │ │ │ │ ldcge 6, cr4, [r1], {30} │ │ │ │ movwls r2, #22272 @ 0x5700 │ │ │ │ ldrbtmi r9, [r9], #-2564 @ 0xfffff5fc │ │ │ │ andcs r4, r1, r3, asr #12 │ │ │ │ eorvs r6, r7, r7, lsr r0 │ │ │ │ - blx 1ee3d8e <__read_chk@plt+0x1e7e9ba> │ │ │ │ + blx 8e3d1e <__read_chk@plt+0x87e94a> │ │ │ │ vshl.s64 d20, d26, #0 │ │ │ │ stccs 2, cr8, [r0, #-144] @ 0xffffff70 │ │ │ │ eorshi pc, r9, #0 │ │ │ │ @ instruction: 0x36d4f8df │ │ │ │ andvs sl, sp, r3, lsl r9 │ │ │ │ tstls r8, r0, lsl #10 │ │ │ │ - bls 1ff9f0 <__read_chk@plt+0x19a61c> │ │ │ │ + bls 1ff980 <__read_chk@plt+0x19a5ac> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r9, lsl #6 │ │ │ │ stmdavs r0, {r0, r1, r5, r9, sl, lr} │ │ │ │ - blx ff6e3c10 <__read_chk@plt+0xff67e83c> │ │ │ │ + blx ff6e3ba0 <__read_chk@plt+0xff67e7cc> │ │ │ │ stmdavs r3!, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df825b │ │ │ │ @ instruction: 0xf85936b0 │ │ │ │ movwls r3, #24579 @ 0x6003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs b42ec <__read_chk@plt+0x4ef18> │ │ │ │ + blcs b427c <__read_chk@plt+0x4eea8> │ │ │ │ andshi pc, sl, #0 │ │ │ │ movwls r6, #43099 @ 0xa85b │ │ │ │ stcge 14, cr1, [sp], {93} @ 0x5d │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf11b2001 │ │ │ │ eorvs pc, r0, r1, ror #18 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81f2 │ │ │ │ andcs r1, r5, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xb67cf8df │ │ │ │ ldrbtmi sl, [r9], #-3639 @ 0xfffff1c9 │ │ │ │ @ instruction: 0xf7bd2000 │ │ │ │ - ldrbtmi lr, [fp], #2248 @ 0x8c8 │ │ │ │ + ldrbtmi lr, [fp], #2304 @ 0x900 │ │ │ │ vst1.8 {d20-d22}, [pc], r1 │ │ │ │ @ instruction: 0x463072fa │ │ │ │ - beq e3a68 <__read_chk@plt+0x7e694> │ │ │ │ - bl ff065824 <__read_chk@plt+0xff000450> │ │ │ │ + beq e39f8 <__read_chk@plt+0x7e624> │ │ │ │ + bl ffe657b4 <__read_chk@plt+0xffe003e0> │ │ │ │ ldrbmi r4, [fp], -sl, lsr #12 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf124af0f │ │ │ │ @ instruction: 0x4601fb5d │ │ │ │ eorsvs r6, r9, r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1424638 │ │ │ │ - stmdavs r0!, {r0, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x1638f8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdals r4, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - b feb6585c <__read_chk@plt+0xfeb00488> │ │ │ │ + b ff9657ec <__read_chk@plt+0xff900418> │ │ │ │ vhsub.u8 d4, d16, d24 │ │ │ │ - bne ac8280 <__read_chk@plt+0xa62eac> │ │ │ │ + bne ac8210 <__read_chk@plt+0xa62e3c> │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ stmdavs r0!, {r0, r1, r3, r4, r6, r7, r8, pc} │ │ │ │ stmibvs r3, {r2, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1614f8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - bleq e3acc <__read_chk@plt+0x7e6f8> │ │ │ │ + bleq e3a5c <__read_chk@plt+0x7e688> │ │ │ │ @ instruction: 0xa608f8df │ │ │ │ stmibvs r3, {r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0x47984651 │ │ │ │ @ instruction: 0x1600f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - vst2.32 {d30-d31}, [pc], r2 │ │ │ │ + vst2.32 {d30-d31}, [pc :256], sl │ │ │ │ @ instruction: 0x460172fa │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - @ instruction: 0xf8dfeb7c │ │ │ │ + @ instruction: 0xf8dfebb4 │ │ │ │ strtmi r3, [sl], -ip, ror #11 │ │ │ │ ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf124930b │ │ │ │ @ instruction: 0x4601fb19 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r0, r2, lsl #19] │ │ │ │ @ instruction: 0xf1424638 │ │ │ │ - stmdavs r0!, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r2, {r0, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0x46404790 │ │ │ │ - b 1ae58e0 <__read_chk@plt+0x1a8050c> │ │ │ │ + b fe8e5870 <__read_chk@plt+0xfe88049c> │ │ │ │ adcmi r9, r8, #11264 @ 0x2c00 │ │ │ │ mvnhi pc, r0, lsl #6 │ │ │ │ stmdacs r1, {r3, r5, r9, fp, ip} │ │ │ │ @ instruction: 0x81bcf300 │ │ │ │ strbmi r6, [r1], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf8df6820 │ │ │ │ @@ -67984,31 +67956,31 @@ │ │ │ │ @ instruction: 0xf8df8594 │ │ │ │ ldrbtmi fp, [r8], #1428 @ 0x594 │ │ │ │ strbmi r6, [r1], -r3, lsl #19 │ │ │ │ @ instruction: 0x479844fb │ │ │ │ strne pc, [r8, #2271] @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - vst2.8 {d30-d31}, [pc :256], ip │ │ │ │ + vst2.16 {d30-d31}, [pc :256], r4 │ │ │ │ @ instruction: 0x460172fa │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - @ instruction: 0x462aeb36 │ │ │ │ + strtmi lr, [sl], -lr, ror #22 │ │ │ │ @ instruction: 0x4629465b │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf8cdb000 │ │ │ │ @ instruction: 0xf124a004 │ │ │ │ @ instruction: 0x4601fad5 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1424638 │ │ │ │ - stmdavs r0!, {r0, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ stccs 7, cr4, [r5, #-608] @ 0xfffffda0 │ │ │ │ andshi pc, r2, #64, 6 │ │ │ │ - blcs 2ce6a0 <__read_chk@plt+0x2692cc> │ │ │ │ + blcs 2ce630 <__read_chk@plt+0x26925c> │ │ │ │ rsbhi pc, ip, #0, 6 │ │ │ │ @ instruction: 0xf8df6820 │ │ │ │ stmibvs r3, {r3, r4, r5, r8, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xf8df6820 │ │ │ │ stmibvs r3, {r4, r5, r8, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @@ -68016,134 +67988,134 @@ │ │ │ │ @ instruction: 0xf8df0a00 │ │ │ │ @ instruction: 0xf8df8524 │ │ │ │ ldrbtmi fp, [r8], #1316 @ 0x524 │ │ │ │ strbmi r6, [r1], -r3, lsl #19 │ │ │ │ @ instruction: 0x479844fb │ │ │ │ ldrne pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7bc4479 │ │ │ │ - @ instruction: 0xf44feffa │ │ │ │ + @ instruction: 0xf7bd4479 │ │ │ │ + vst2.8 {d30-d31}, [pc :256], r2 │ │ │ │ @ instruction: 0x460172fa │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - @ instruction: 0x462aeaf4 │ │ │ │ + strtmi lr, [sl], -ip, lsr #22 │ │ │ │ @ instruction: 0x4629465b │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf8cdb000 │ │ │ │ @ instruction: 0xf124a004 │ │ │ │ @ instruction: 0x4601fa93 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1424638 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ stmdals r4, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - stmib r2!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 76597c <__read_chk@plt+0x7005a8> │ │ │ │ vhsub.u8 d4, d16, d24 │ │ │ │ - bne ac81c8 <__read_chk@plt+0xa62df4> │ │ │ │ + bne ac8158 <__read_chk@plt+0xa62d84> │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ stmdavs r0!, {r0, r1, r3, r5, r8, pc} │ │ │ │ stmibvs r3, {r2, r8, fp, ip, pc} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrtne pc, [r8], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - bleq e3c5c <__read_chk@plt+0x7e888> │ │ │ │ + bleq e3bec <__read_chk@plt+0x7e818> │ │ │ │ strthi pc, [ip], #2271 @ 0x8df │ │ │ │ strtge pc, [ip], #2271 @ 0x8df │ │ │ │ stmibvs r3, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldrbtmi r4, [sl], #1601 @ 0x641 │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ andcs r1, r5, #164, 8 @ 0xa4000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00b6f7bc │ │ │ │ + svc 0x00eef7bc │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ - b fece5a40 <__read_chk@plt+0xfec8066c> │ │ │ │ + b ffae59d0 <__read_chk@plt+0xffa805fc> │ │ │ │ ldrbmi r4, [r3], -sl, lsr #12 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ - blx 14e3ff0 <__read_chk@plt+0x147ec1c> │ │ │ │ + blx 14e3f80 <__read_chk@plt+0x147ebac> │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0x46384798 │ │ │ │ - @ instruction: 0xf864f142 │ │ │ │ + @ instruction: 0xf80cf142 │ │ │ │ strbmi r6, [r1], -r0, lsr #16 │ │ │ │ ldmdavc r4!, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ movwls r9, #6916 @ 0x1b04 │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ @ instruction: 0x46403458 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7bd4619 │ │ │ │ - @ instruction: 0x4640e99c │ │ │ │ + @ instruction: 0x4640e9d4 │ │ │ │ mvnslt pc, r8, lsl #17 │ │ │ │ - stmib sl, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ vhsub.u8 d4, d16, d24 │ │ │ │ - bne ac80ac <__read_chk@plt+0xa62cd8> │ │ │ │ + bne ac803c <__read_chk@plt+0xa62c68> │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ stmdavs r0!, {r0, r1, r2, r6, r7, pc} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strtne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - blls 239a38 <__read_chk@plt+0x1d4664> │ │ │ │ + blls 2399c8 <__read_chk@plt+0x1d45f4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ mvnslt r3, r0, lsl #5 │ │ │ │ strne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - @ instruction: 0xf44fef5e │ │ │ │ + @ instruction: 0xf44fef96 │ │ │ │ @ instruction: 0x460172fa │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - blmi fffe2560 <__read_chk@plt+0xfff7d18c> │ │ │ │ + blmi fffe25d0 <__read_chk@plt+0xfff7d1fc> │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ andls r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ strtmi r9, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf1244630 │ │ │ │ @ instruction: 0x4601f9f7 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ - @ instruction: 0xf1424638 │ │ │ │ - svcge 0x0015f80b │ │ │ │ + @ instruction: 0xf1414638 │ │ │ │ + svcge 0x0015ffb3 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7bc4638 │ │ │ │ - stmdavs r0!, {r1, r2, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r2, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [lr], {27} │ │ │ │ andcs r4, r5, #3915776 @ 0x3bc000 │ │ │ │ ldrbtmi r9, [r9], #-21 @ 0xffffffeb │ │ │ │ strcs r2, [r1, #-0] │ │ │ │ @ instruction: 0xf7bc9516 │ │ │ │ - stmibmi ip!, {r2, r4, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmibmi ip!, {r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andsls r2, r7, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - svc 0x002cf7bc │ │ │ │ + svc 0x0064f7bc │ │ │ │ teqls r3, #7168 @ 0x1c00 │ │ │ │ - blmi ffab0458 <__read_chk@plt+0xffa4b084> │ │ │ │ + blmi ffab03e8 <__read_chk@plt+0xffa4b014> │ │ │ │ andsls r4, r9, r8, ror #21 │ │ │ │ ldrbtmi sl, [sl], #-2077 @ 0xfffff7e3 │ │ │ │ andscs r9, sp, #536870915 @ 0x20000003 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf7bc931c │ │ │ │ - @ instruction: 0xf89debe4 │ │ │ │ + @ instruction: 0xf89dec1c │ │ │ │ ldrdcs r2, [r0], -r8 │ │ │ │ @ instruction: 0xf0424be2 │ │ │ │ stmibmi r2!, {r6, r9}^ │ │ │ │ sbcscs pc, r8, sp, lsl #17 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf7bc9327 │ │ │ │ - blls 2638cc <__read_chk@plt+0x1fe4f8> │ │ │ │ + blls 26393c <__read_chk@plt+0x1fe568> │ │ │ │ ldmdavs fp, {r3, r5, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0x46388115 │ │ │ │ stc2 0, cr15, [r2, #196] @ 0xc4 │ │ │ │ strtmi r9, [r0], -r6, lsl #22 │ │ │ │ @@ -68151,36 +68123,36 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf89320f4 │ │ │ │ @ instruction: 0xf0222100 │ │ │ │ @ instruction: 0xf8830203 │ │ │ │ @ instruction: 0xf11a2100 │ │ │ │ - blls 2276c0 <__read_chk@plt+0x1c22ec> │ │ │ │ + blls 227650 <__read_chk@plt+0x1c227c> │ │ │ │ smlabtcs r1, sp, sl, r4 │ │ │ │ ldrbtmi r6, [sl], #-2076 @ 0xfffff7e4 │ │ │ │ tstcs r0, r2, lsl #2 │ │ │ │ ldrdcc lr, [r8], -sp │ │ │ │ strne lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf0d14611 │ │ │ │ - bmi ff2e6994 <__read_chk@plt+0xff2815c0> │ │ │ │ + bmi ff2e6924 <__read_chk@plt+0xff281550> │ │ │ │ ldrbtmi r4, [sl], #-2977 @ 0xfffff45f │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strbcc pc, [r4], #2269 @ 0x8dd @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vand d8, d13, d20 │ │ │ │ pop {r2, r3, r6, r7, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ ldrbtmi r8, [r8], #772 @ 0x304 │ │ │ │ - blmi ff0e13ec <__read_chk@plt+0xff07c018> │ │ │ │ + blmi ff0e137c <__read_chk@plt+0xff07bfa8> │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ - ldcmi 5, cr14, [pc, #692]! @ a7fd4 <__read_chk@plt+0x42c00> │ │ │ │ + ldcmi 5, cr14, [pc, #692]! @ a7f64 <__read_chk@plt+0x42b90> │ │ │ │ strb r4, [r3, #1149] @ 0x47d │ │ │ │ - strbcs r2, [pc, #-848] @ a79d8 <__read_chk@plt+0x42604> │ │ │ │ + strbcs r2, [pc, #-848] @ a7968 <__read_chk@plt+0x42594> │ │ │ │ strb r9, [r4, #778]! @ 0x30a │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ subne r2, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xb018f8da │ │ │ │ @ instruction: 0xffa4f123 │ │ │ │ ldrbmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xe61847d8 │ │ │ │ @@ -68201,192 +68173,192 @@ │ │ │ │ @ instruction: 0xb018f8da │ │ │ │ @ instruction: 0xff80f123 │ │ │ │ ldrbmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xe63747d8 │ │ │ │ andcs r4, r5, #164, 18 @ 0x290000 │ │ │ │ ldcge 6, cr4, [r7], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - bls 1e37c4 <__read_chk@plt+0x17e3f0> │ │ │ │ + bls 1e3834 <__read_chk@plt+0x17e460> │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ andeq lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @ instruction: 0xf7bd8008 │ │ │ │ - @ instruction: 0x2102e892 │ │ │ │ + smlabtcs r2, sl, r8, lr │ │ │ │ @ instruction: 0xf88d4620 │ │ │ │ @ instruction: 0xf7fe52cf │ │ │ │ ldr pc, [r6, r1, lsl #19] │ │ │ │ vst1.16 {d20-d22}, [pc], r1 │ │ │ │ @ instruction: 0x463072fa │ │ │ │ @ instruction: 0xf7bd930b │ │ │ │ - blls 3a2390 <__read_chk@plt+0x33cfbc> │ │ │ │ + blls 3a2400 <__read_chk@plt+0x33d02c> │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8864630 │ │ │ │ movwls fp, #499 @ 0x1f3 │ │ │ │ @ instruction: 0xf90ef124 │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0x46384798 │ │ │ │ - @ instruction: 0xff22f141 │ │ │ │ + cdp2 1, 12, cr15, cr10, cr1, {2} │ │ │ │ stmdbls r4, {r2, r3, r9, sl, sp, lr, pc} │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - @ instruction: 0x465be956 │ │ │ │ + ldrbmi lr, [fp], -lr, lsl #19 │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8864630 │ │ │ │ @ instruction: 0xf8cda1f3 │ │ │ │ @ instruction: 0xf124b000 │ │ │ │ @ instruction: 0x4601f8f3 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1414638 │ │ │ │ - str pc, [lr, #3847]! @ 0xf07 │ │ │ │ + str pc, [lr, #3759]! @ 0xeaf │ │ │ │ vst1.16 {d20-d22}, [pc], r1 │ │ │ │ @ instruction: 0x463072fa │ │ │ │ - ldmdb sl!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x462a4653 │ │ │ │ @ instruction: 0xf8cd4629 │ │ │ │ ldrtmi fp, [r0], -r4 │ │ │ │ mvnslt pc, r6, lsl #17 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf8d8f124 │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0x46384798 │ │ │ │ - cdp2 1, 14, cr15, cr12, cr1, {2} │ │ │ │ + cdp2 1, 9, cr15, cr4, cr1, {2} │ │ │ │ stmdbls r4, {r0, r1, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7bd4630 │ │ │ │ - ldrbmi lr, [fp], -r0, lsr #18 │ │ │ │ + @ instruction: 0x465be958 │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8864630 │ │ │ │ @ instruction: 0xf8cda1f3 │ │ │ │ @ instruction: 0xf124b000 │ │ │ │ @ instruction: 0x4601f8bd │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1414638 │ │ │ │ - @ instruction: 0xe640fed1 │ │ │ │ + @ instruction: 0xe640fe79 │ │ │ │ vst2.16 {d20,d22}, [pc :128], r2 │ │ │ │ @ instruction: 0x463072fa │ │ │ │ @ instruction: 0xf7bd4479 │ │ │ │ - ldrbmi lr, [fp], -r4, lsl #18 │ │ │ │ + @ instruction: 0x465be93c │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8864630 │ │ │ │ @ instruction: 0xf8cda1f3 │ │ │ │ @ instruction: 0xf124b000 │ │ │ │ strmi pc, [r1], -r1, lsr #17 │ │ │ │ stmdavs r0!, {r3, r4, r5, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1414638 │ │ │ │ - strb pc, [r1, #3765]! @ 0xeb5 @ │ │ │ │ + strb pc, [r1, #3677]! @ 0xe5d @ │ │ │ │ ldrmi r6, [r1], -r0, lsr #16 │ │ │ │ ldreq pc, [r3, -sp, lsl #2]! │ │ │ │ - blx 1764348 <__read_chk@plt+0x16fef74> │ │ │ │ + blx 17642d8 <__read_chk@plt+0x16fef04> │ │ │ │ ldmdavc fp!, {r0, r1, sp, lr, pc} │ │ │ │ svclt 0x00082b0a │ │ │ │ stmdavs r1!, {r0, r8, sl, ip, sp} │ │ │ │ stmdbvs fp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strdeq sp, [sp], r5 @ │ │ │ │ @ instruction: 0xf10d4682 │ │ │ │ strtmi r0, [r8], -r8, asr #18 │ │ │ │ - @ instruction: 0xf814f142 │ │ │ │ + @ instruction: 0xffbcf141 │ │ │ │ ldrtmi r4, [r5], -sl, lsr #12 │ │ │ │ pkhtbmi r4, r0, r1, asr #12 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - b fe5e5e00 <__read_chk@plt+0xfe580a2c> │ │ │ │ + b ff3e5d90 <__read_chk@plt+0xff3809bc> │ │ │ │ ldrbmi r6, [r2], -r0, lsr #16 │ │ │ │ @ instruction: 0xf11b4651 │ │ │ │ stmdavs r1!, {r0, r1, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs fp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0x46024798 │ │ │ │ ldmdavc fp!, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b0a │ │ │ │ - blcc 125f44 <__read_chk@plt+0xc0b70> │ │ │ │ + blcc 125ed4 <__read_chk@plt+0xc0b00> │ │ │ │ @ instruction: 0xf885d1f3 │ │ │ │ ldrtmi sl, [r0], -r0 │ │ │ │ - @ instruction: 0xf9c4f15b │ │ │ │ + @ instruction: 0xf96cf15b │ │ │ │ @ instruction: 0xf8484635 │ │ │ │ strb r0, [sl, r4, lsl #22]! │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ - @ instruction: 0xffbaf7d9 │ │ │ │ + @ instruction: 0xffb8f7d9 │ │ │ │ @ instruction: 0xf0d64648 │ │ │ │ @ instruction: 0xe6abf8b9 │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ ldrdcs r1, [r0, -r8]! │ │ │ │ @ instruction: 0xf8d81040 │ │ │ │ @ instruction: 0xf123a018 │ │ │ │ strmi pc, [r1], -pc, lsl #29 │ │ │ │ ldrbmi r4, [r0, r0, asr #12] │ │ │ │ @ instruction: 0xf7bce586 │ │ │ │ - svclt 0x0000ed26 │ │ │ │ - eorseq r7, r7, lr, lsr #32 │ │ │ │ + svclt 0x0000ed5e │ │ │ │ + mlaseq r7, lr, r0, r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r7, r2, lsr #32 │ │ │ │ - andseq pc, sl, r2, ror #14 │ │ │ │ + mlaseq r7, r2, r0, r7 │ │ │ │ + andseq pc, sl, r6, ror r6 @ │ │ │ │ andeq r1, r0, ip, lsl #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, sl, sl, lsl r7 @ │ │ │ │ - eorseq r4, r0, r2, lsr #32 │ │ │ │ - eorseq r2, r0, r2, ror r4 │ │ │ │ - eorseq r2, r0, sl, asr #8 │ │ │ │ - eorseq r2, r0, ip, lsr r4 │ │ │ │ - andseq pc, sl, r4, lsl #4 │ │ │ │ - eorseq r3, r0, r2, lsl #31 │ │ │ │ - eorseq r2, r0, r4, asr #7 │ │ │ │ - ldrhteq r2, [r0], -r2 │ │ │ │ - eorseq r3, r0, ip, lsl pc │ │ │ │ - andseq pc, sl, ip, lsr #12 │ │ │ │ - @ instruction: 0x001af6d4 │ │ │ │ + andseq pc, sl, lr, lsr #12 │ │ │ │ + eorseq r3, r0, r6, lsr #30 │ │ │ │ + eorseq r2, r0, r6, ror r3 │ │ │ │ + eorseq r2, r0, lr, asr #6 │ │ │ │ eorseq r2, r0, r0, asr #6 │ │ │ │ - eorseq r2, r0, lr, lsr #6 │ │ │ │ - mlaseq r0, r8, lr, r3 │ │ │ │ - andseq pc, sl, ip, lsr #13 │ │ │ │ - ldrhteq r2, [r0], -sl │ │ │ │ - eorseq r2, r0, r8, lsr #5 │ │ │ │ - eorseq r3, r0, r2, lsl lr │ │ │ │ - andseq pc, sl, sl, ror #4 │ │ │ │ - @ instruction: 0x001af5d0 │ │ │ │ - andseq r4, sl, r4, asr #32 │ │ │ │ - eorseq r2, r0, sl, lsl #4 │ │ │ │ - ldrshteq r2, [r0], -lr │ │ │ │ - andseq pc, sl, r4, ror #11 │ │ │ │ - eorseq r3, r0, ip, lsr sp │ │ │ │ - andseq sp, fp, lr, asr #2 │ │ │ │ - andseq pc, sl, r0, lsr #11 │ │ │ │ + andseq pc, sl, r8, lsl r1 @ │ │ │ │ + eorseq r3, r0, r6, lsl #29 │ │ │ │ + eorseq r2, r0, r8, asr #5 │ │ │ │ + ldrhteq r2, [r0], -r6 │ │ │ │ + eorseq r3, r0, r0, lsr #28 │ │ │ │ + andseq pc, sl, r0, asr #10 │ │ │ │ + andseq pc, sl, r8, ror #11 │ │ │ │ + eorseq r2, r0, r4, asr #4 │ │ │ │ + eorseq r2, r0, r2, lsr r2 │ │ │ │ + mlaseq r0, ip, sp, r3 │ │ │ │ + andseq pc, sl, r0, asr #11 │ │ │ │ + ldrhteq r2, [r0], -lr │ │ │ │ + eorseq r2, r0, ip, lsr #3 │ │ │ │ + eorseq r3, r0, r6, lsl sp │ │ │ │ + andseq pc, sl, lr, ror r1 @ │ │ │ │ + andseq pc, sl, r4, ror #9 │ │ │ │ + andseq r3, sl, ip, lsl #31 │ │ │ │ + eorseq r2, r0, lr, lsl #2 │ │ │ │ + eorseq r2, r0, r2, lsl #2 │ │ │ │ + @ instruction: 0x001af4f8 │ │ │ │ + eorseq r3, r0, r0, asr #24 │ │ │ │ + andseq sp, fp, r2, rrx │ │ │ │ + @ instruction: 0x001af4b4 │ │ │ │ andeq r1, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffda5b │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ - andseq pc, sl, r6, ror r5 @ │ │ │ │ - eorseq r3, r0, r6, ror #24 │ │ │ │ - mlaseq r7, r2, fp, r6 │ │ │ │ - andseq lr, sl, sl, ror #26 │ │ │ │ - andseq lr, sl, r4, ror #26 │ │ │ │ - eorseq r3, r0, r0, lsr #24 │ │ │ │ - andseq pc, sl, r0, lsl #5 │ │ │ │ - @ instruction: 0x001af2b8 │ │ │ │ + andseq pc, sl, sl, lsl #9 │ │ │ │ + eorseq r3, r0, sl, ror #22 │ │ │ │ + eorseq r6, r7, r2, lsl #24 │ │ │ │ + andseq lr, sl, lr, ror ip │ │ │ │ + andseq lr, sl, r8, ror ip │ │ │ │ + eorseq r3, r0, r4, lsr #22 │ │ │ │ + mulseq sl, r4, r1 │ │ │ │ + andseq pc, sl, ip, asr #3 │ │ │ │ @ instruction: 0xf1a04b08 │ │ │ │ - bmi 2a8034 <__read_chk@plt+0x242c60> │ │ │ │ + bmi 2a7fc4 <__read_chk@plt+0x242bf0> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ stmdbeq r0, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ smullcs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r0, #96, 6 @ 0x80000001 │ │ │ │ sbccs pc, r4, r3, lsl #17 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r6, r7, r0, asr r8 │ │ │ │ + eorseq r6, r7, r0, asr #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febff260 <__read_chk@plt+0xfeb99e8c> │ │ │ │ + bl febff1f0 <__read_chk@plt+0xfeb99e1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], {240} @ 0xf0 │ │ │ │ ldrbtmi r4, [ip], #-2843 @ 0xfffff4e5 │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, sp, r2, r8 @ │ │ │ │ tstpeq r0, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ @@ -68394,410 +68366,410 @@ │ │ │ │ @ instruction: 0xb1bb30c0 │ │ │ │ tstlt sl, #2523136 @ 0x268000 │ │ │ │ stcle 8, cr2, [r4, #-0] │ │ │ │ adcsmi r6, r0, #385024 @ 0x5e000 │ │ │ │ @ instruction: 0xf852bfd8 │ │ │ │ ldrmi r1, [r8], -r0, lsr #32 │ │ │ │ @ instruction: 0xff38f0f0 │ │ │ │ - bmi 4945c0 <__read_chk@plt+0x42f1ec> │ │ │ │ + bmi 494550 <__read_chk@plt+0x42f17c> │ │ │ │ stmdavs r8!, {r0, r1, r2, r3, r8, r9, fp, lr} │ │ │ │ stmiapl r3!, {r0, r5, r7, fp, ip, lr}^ │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ addmi fp, sl, #24, 30 @ 0x60 │ │ │ │ ldcllt 0, cr13, [r0, #-8]! │ │ │ │ @ instruction: 0xe7ee4619 │ │ │ │ andcs r4, r3, #163840 @ 0x28000 │ │ │ │ ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ ldrmi r5, [r1], -r4, ror #16 │ │ │ │ andcs r6, r5, r4 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - bllt ff66423c <__read_chk@plt+0xff5fee68> │ │ │ │ + bllt ff6641cc <__read_chk@plt+0xff5fedf8> │ │ │ │ @ instruction: 0xe7e04611 │ │ │ │ - eorseq r6, r7, sl, lsl r8 │ │ │ │ + eorseq r6, r7, sl, lsl #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq pc, sl, sl, asr r1 @ │ │ │ │ + andseq pc, sl, lr, rrx │ │ │ │ msreq CPSR_, #160, 2 @ 0x28 │ │ │ │ stmdale lr, {r1, r2, r3, r4, r6, r8, r9, fp, sp} │ │ │ │ ldrbtmi r4, [sl], #-2570 @ 0xfffff5f6 │ │ │ │ ldrmi r6, [r3], #-2450 @ 0xfffff66e │ │ │ │ svclt 0x00c82bbd │ │ │ │ vstrle d3, [r8, #-760] @ 0xfffffd08 │ │ │ │ @ instruction: 0xf1034a07 │ │ │ │ ldrbtmi r0, [sl], #-32 @ 0xffffffe0 │ │ │ │ orrsvs fp, r3, r0, asr #5 │ │ │ │ sbclt r4, r0, #112, 14 @ 0x1c00000 │ │ │ │ - blcs 1839ed8 <__read_chk@plt+0x17d4b04> │ │ │ │ - blcc 189803c <__read_chk@plt+0x1832c68> │ │ │ │ + blcs 1839e68 <__read_chk@plt+0x17d4a94> │ │ │ │ + blcc 1897fcc <__read_chk@plt+0x1832bf8> │ │ │ │ svclt 0x0000e7f2 │ │ │ │ - eorseq r5, sp, r2, ror #1 │ │ │ │ - eorseq r5, sp, lr, asr #1 │ │ │ │ + eorseq r5, sp, r2, asr r1 │ │ │ │ + eorseq r5, sp, lr, lsr r1 │ │ │ │ msreq CPSR_, #160, 2 @ 0x28 │ │ │ │ ldmdale r3, {r1, r2, r3, r4, r6, r8, r9, fp, sp} │ │ │ │ ldrbtmi r4, [fp], #-2833 @ 0xfffff4ef │ │ │ │ - bne fe0c27a0 <__read_chk@plt+0xfe05d3cc> │ │ │ │ + bne fe0c2730 <__read_chk@plt+0xfe05d35c> │ │ │ │ svceq 0x003ff110 │ │ │ │ ldrhtcc fp, [lr], r8 │ │ │ │ @ instruction: 0xf1a0da0f │ │ │ │ ldrmi r0, [r3], #-800 @ 0xfffffce0 │ │ │ │ svclt 0x00c82bbd │ │ │ │ vstrle d3, [r4, #-760] @ 0xfffffd08 │ │ │ │ sbclt r4, r0, #40960 @ 0xa000 │ │ │ │ orrsvs r4, r3, sl, ror r4 │ │ │ │ - blcs 1839f1c <__read_chk@plt+0x17d4b48> │ │ │ │ - blcc 1898080 <__read_chk@plt+0x1832cac> │ │ │ │ + blcs 1839eac <__read_chk@plt+0x17d4ad8> │ │ │ │ + blcc 1898010 <__read_chk@plt+0x1832c3c> │ │ │ │ ldmdacs pc, {r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ ldrsbcc fp, [pc], #-248 @ │ │ │ │ msreq CPSR_, #160, 2 @ 0x28 │ │ │ │ - blcs feff91bc <__read_chk@plt+0xfef93de8> │ │ │ │ - blcc ff058094 <__read_chk@plt+0xfeff2cc0> │ │ │ │ + blcs feff914c <__read_chk@plt+0xfef93d78> │ │ │ │ + blcc ff058024 <__read_chk@plt+0xfeff2c50> │ │ │ │ ldrb sp, [r0, ip, ror #25]! │ │ │ │ - eorseq r5, sp, r6, lsr #1 │ │ │ │ - eorseq r5, sp, r4, lsl #1 │ │ │ │ + eorseq r5, sp, r6, lsl r1 │ │ │ │ + ldrshteq r5, [sp], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl febff388 <__read_chk@plt+0xfeb99fb4> │ │ │ │ + bl febff318 <__read_chk@plt+0xfeb99f44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0bf0 │ │ │ │ @ instruction: 0xf5adc05c │ │ │ │ - blmi 64379c <__read_chk@plt+0x5de3c8> │ │ │ │ + blmi 64372c <__read_chk@plt+0x5de358> │ │ │ │ ldrbtmi sl, [ip], #3073 @ 0xc01 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf85c4621 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ strcc pc, [r4], #-2253 @ 0xfffff733 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx ff0644f8 <__read_chk@plt+0xfefff124> │ │ │ │ + blx ff064488 <__read_chk@plt+0xfefff0b4> │ │ │ │ stmdbmi pc, {r3, r6, r8, ip, sp, pc} @ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffbaf137 │ │ │ │ @ instruction: 0xf7bcb118 │ │ │ │ - andcs lr, r1, r6, lsr #29 │ │ │ │ + ldrdcs lr, [r1], -lr @ │ │ │ │ andcs lr, r0, r0 │ │ │ │ - blmi 2ba9f8 <__read_chk@plt+0x255624> │ │ │ │ + blmi 2ba988 <__read_chk@plt+0x2555b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd102 │ │ │ │ ldclt 13, cr6, [r0, #-516] @ 0xfffffdfc │ │ │ │ - bl ffae60dc <__read_chk@plt+0xffa80d08> │ │ │ │ - eorseq r6, r7, sl, ror #13 │ │ │ │ + stc 7, cr15, [r0], #-752 @ 0xfffffd10 │ │ │ │ + eorseq r6, r7, sl, asr r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001abcf2 │ │ │ │ - ldrhteq r6, [r7], -r4 │ │ │ │ + andseq fp, sl, r6, lsl #24 │ │ │ │ + eorseq r6, r7, r4, lsr #14 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl febff404 <__read_chk@plt+0xfeb9a030> │ │ │ │ + bl febff394 <__read_chk@plt+0xfeb99fc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 96c1cc <__read_chk@plt+0x906df8> │ │ │ │ - bmi 979a20 <__read_chk@plt+0x91464c> │ │ │ │ + blmi 96c15c <__read_chk@plt+0x906d88> │ │ │ │ + bmi 9799b0 <__read_chk@plt+0x9145dc> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7ff02ac │ │ │ │ movwlt pc, #4015 @ 0xfaf @ │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ stmibvs r5!, {sp} │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - @ instruction: 0x4601ec3e │ │ │ │ + @ instruction: 0x4601ec76 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ andcs r4, r5, #425984 @ 0x68000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7bc69a5 │ │ │ │ - @ instruction: 0x4601ec34 │ │ │ │ + strmi lr, [r1], -ip, ror #24 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ ldrbtmi r4, [r9], #-2326 @ 0xfffff6ea │ │ │ │ andcs r6, r5, #2703360 @ 0x294000 │ │ │ │ @ instruction: 0xf7bc2000 │ │ │ │ - strtmi lr, [fp], -sl, lsr #24 │ │ │ │ + strtmi lr, [fp], -r2, ror #24 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldmdbmi r1, {r3, r4, r8, r9, sl, lr} │ │ │ │ strmi r2, [r5], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - andcs lr, r3, #7680 @ 0x1e00 │ │ │ │ + andcs lr, r3, #22016 @ 0x5600 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf05b2005 │ │ │ │ stmdbmi ip, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ stmibvs r6!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldc 7, cr15, [r0], {188} @ 0xbc │ │ │ │ + mcrr 7, 11, pc, r8, cr12 @ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdbmi r8, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xe7db4479 │ │ │ │ - eorseq r6, r7, r4, ror r6 │ │ │ │ + eorseq r6, r7, r4, ror #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, sl, r0, lsl r0 @ │ │ │ │ - andseq pc, sl, r2, lsl #1 │ │ │ │ - ldrsheq pc, [sl], -r6 @ │ │ │ │ - andseq pc, sl, r8, lsr #2 │ │ │ │ - andseq pc, sl, r0, asr r1 @ │ │ │ │ - @ instruction: 0x001af1b0 │ │ │ │ + andseq lr, sl, r4, lsr #30 │ │ │ │ + mulseq sl, r6, pc @ │ │ │ │ + andseq pc, sl, sl │ │ │ │ + andseq pc, sl, ip, lsr r0 @ │ │ │ │ + andseq pc, sl, r4, rrx │ │ │ │ + andseq pc, sl, r4, asr #1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ - blmi 10bb3c8 <__read_chk@plt+0x1055ff4> │ │ │ │ + blmi 10bb358 <__read_chk@plt+0x1055f84> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7ff02ac │ │ │ │ - blmi fe8024 <__read_chk@plt+0xf82c50> │ │ │ │ + blmi fe7fb4 <__read_chk@plt+0xf82be0> │ │ │ │ stmiapl r4!, {r1, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7bc4620 │ │ │ │ - stmdane r7!, {r1, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdane r7!, {r1, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ strmi pc, [r0, #1472]! @ 0x5c0 │ │ │ │ eorsle r2, lr, r0, lsl #28 │ │ │ │ andcs r4, r5, #901120 @ 0xdc000 │ │ │ │ @ instruction: 0xf5042000 │ │ │ │ ldrbtmi r4, [r9], #-1664 @ 0xfffff980 │ │ │ │ - bl ff5e61f4 <__read_chk@plt+0xff580e20> │ │ │ │ + stc 7, cr15, [ip], {188} @ 0xbc │ │ │ │ @ instruction: 0x46034a34 │ │ │ │ ldrbtmi r4, [sl], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0x46154638 │ │ │ │ @ instruction: 0xf7bc2700 │ │ │ │ - @ instruction: 0x4620e8fa │ │ │ │ + @ instruction: 0x4620e932 │ │ │ │ svcvc 0x00fff886 │ │ │ │ - stcl 7, cr15, [lr, #752] @ 0x2f0 │ │ │ │ + mcr 7, 0, pc, cr6, cr12, {5} @ │ │ │ │ strmi r4, [r0], lr, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bc4638 │ │ │ │ - strtmi lr, [sl], -r0, asr #23 │ │ │ │ + @ instruction: 0x462aebf8 │ │ │ │ @ instruction: 0xf5c84603 │ │ │ │ - bl 1b89b8 <__read_chk@plt+0x1535e4> │ │ │ │ + bl 1b8948 <__read_chk@plt+0x153574> │ │ │ │ @ instruction: 0xf7bc0008 │ │ │ │ - strtmi lr, [r0], -r6, ror #17 │ │ │ │ + @ instruction: 0x4620e91e │ │ │ │ svcvc 0x00fff886 │ │ │ │ - ldc 7, cr15, [sl, #752]! @ 0x2f0 │ │ │ │ + ldcl 7, cr15, [r2, #752]! @ 0x2f0 │ │ │ │ strmi r4, [r6], -r5, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bc4638 │ │ │ │ - strmi lr, [r3], -ip, lsr #23 │ │ │ │ + strmi lr, [r3], -r4, ror #23 │ │ │ │ @ instruction: 0xf50419a0 │ │ │ │ strtmi r4, [sl], -r0, lsl #9 │ │ │ │ asrmi pc, r6, #11 @ │ │ │ │ - ldm r0, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ pop {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ ldmdbmi ip, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - @ instruction: 0x4603eb98 │ │ │ │ + @ instruction: 0x4603ebd0 │ │ │ │ svcmi 0x00194638 │ │ │ │ - ldrbtmi r4, [pc], #-1577 @ a8388 <__read_chk@plt+0x42fb4> │ │ │ │ + ldrbtmi r4, [pc], #-1577 @ a8318 <__read_chk@plt+0x42f44> │ │ │ │ @ instruction: 0xf7bc463a │ │ │ │ - @ instruction: 0xf504e8be │ │ │ │ + @ instruction: 0xf504e8f6 │ │ │ │ strtmi r4, [r0], -r0, lsl #7 │ │ │ │ svcvs 0x00fff883 │ │ │ │ - ldc 7, cr15, [r0, #752] @ 0x2f0 │ │ │ │ + stcl 7, cr15, [r8, #752] @ 0x2f0 │ │ │ │ @ instruction: 0x46054913 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bc4630 │ │ │ │ - strmi lr, [r3], -r2, lsl #23 │ │ │ │ + @ instruction: 0x4603ebba │ │ │ │ @ instruction: 0xf5041960 │ │ │ │ ldrtmi r4, [sl], -r0, lsl #9 │ │ │ │ asrmi pc, r5, #11 @ │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm lr, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ pop {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp} │ │ │ │ svclt 0x000081f0 │ │ │ │ - ldrhteq r6, [r7], -r8 │ │ │ │ + eorseq r6, r7, r8, lsr #12 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq pc, sl, r6, lsr #3 │ │ │ │ - ldrhteq r1, [r0], -sl │ │ │ │ - andseq pc, sl, lr, ror #3 │ │ │ │ - andseq pc, sl, sl, lsr r2 @ │ │ │ │ - andseq pc, sl, r0, lsl #5 │ │ │ │ - eorseq r1, r0, lr, lsr r9 │ │ │ │ - andseq pc, sl, r2, lsr #1 │ │ │ │ + ldrheq pc, [sl], -sl @ │ │ │ │ + ldrhteq r1, [r0], -lr │ │ │ │ + andseq pc, sl, r2, lsl #2 │ │ │ │ + andseq pc, sl, lr, asr #2 │ │ │ │ + mulseq sl, r4, r1 │ │ │ │ + eorseq r1, r0, r2, asr #16 │ │ │ │ + @ instruction: 0x001aefb6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq e6730 <__read_chk@plt+0x8135c> │ │ │ │ + bleq e66c0 <__read_chk@plt+0x812ec> │ │ │ │ ldclmi 2, cr15, [ip, #692] @ 0x2b4 │ │ │ │ @ instruction: 0x2618f8df │ │ │ │ strmi r4, [r6], -fp, lsl #12 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ movwls r1, #22036 @ 0x5614 │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldrbtmi r3, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0x960cf8df │ │ │ │ ldrdge pc, [r0], -r6 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f34d4 │ │ │ │ @ instruction: 0xf13a0300 │ │ │ │ - @ instruction: 0xf8dffdad │ │ │ │ + @ instruction: 0xf8dffd55 │ │ │ │ @ instruction: 0xf85935f8 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8931280 │ │ │ │ @ instruction: 0xf04220f5 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ stmdbcs r0, {r0, r2, r4, r5, r6, r7, sp} │ │ │ │ stcge 0, cr13, [sl, #-456] @ 0xfffffe38 │ │ │ │ - bleq e459c <__read_chk@plt+0x7f1c8> │ │ │ │ + bleq e452c <__read_chk@plt+0x7f158> │ │ │ │ ldrbmi sl, [r9], -lr, lsl #20 │ │ │ │ andcs r9, r1, r7, lsl #4 │ │ │ │ @ instruction: 0xf8cd2206 │ │ │ │ @ instruction: 0xf11ab038 │ │ │ │ eorvs pc, r8, r9, lsr #23 │ │ │ │ rsble r2, r3, r0, lsl #16 │ │ │ │ ldrbmi r2, [r9], -r6, lsl #4 │ │ │ │ @ instruction: 0xf11a2001 │ │ │ │ - bge 3a7308 <__read_chk@plt+0x341f34> │ │ │ │ + bge 3a7298 <__read_chk@plt+0x341ec4> │ │ │ │ andls r9, r6, #11 │ │ │ │ subsle r2, r9, r0, lsl #16 │ │ │ │ vadd.i8 d22, d6, d24 │ │ │ │ @ instruction: 0xf8df5365 │ │ │ │ svcge 0x003515a0 │ │ │ │ subcc pc, r0, sp, lsr #17 │ │ │ │ stmibvs r3, {r0, r1, r2, r3, sl, fp, sp, pc} │ │ │ │ eorvs r4, r6, r9, ror r4 │ │ │ │ andlt pc, r6, r4, lsl #17 │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ andcs r1, r5, #140, 10 @ 0x23000000 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ - b fff663a8 <__read_chk@plt+0xfff00fd4> │ │ │ │ + bl d66338 <__read_chk@plt+0xd00f64> │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4638 │ │ │ │ @ instruction: 0xf7bca000 │ │ │ │ - stmdavs r8!, {r1, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ andcs r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ - b ffa663d0 <__read_chk@plt+0xffa00ffc> │ │ │ │ + bl 866360 <__read_chk@plt+0x800f8c> │ │ │ │ strmi r9, [r3], -r5, lsl #20 │ │ │ │ stmib sp, {r0, r8, sp}^ │ │ │ │ ldrtmi sl, [r8], -r0, lsl #4 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - mrc 7, 2, APSR_nzcv, cr4, cr12, {5} │ │ │ │ + mcr 7, 4, pc, cr12, cr12, {5} @ │ │ │ │ ldrtmi r6, [r9], -r8, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ teqpcc ip, r6 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d680f2 │ │ │ │ - blcs b49ec <__read_chk@plt+0x4f618> │ │ │ │ + blcs b497c <__read_chk@plt+0x4f5a8> │ │ │ │ rschi pc, sp, r0 │ │ │ │ strne pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ andcs r4, r5, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - strmi lr, [r3], -r8, asr #21 │ │ │ │ + strmi lr, [r3], -r0, lsl #22 │ │ │ │ subne lr, lr, #3506176 @ 0x358000 │ │ │ │ smlabtcs r1, sp, r9, lr │ │ │ │ mrscs r9, R9_usr │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7bc4638 │ │ │ │ - stmdavs r8!, {r2, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r2, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ smulls r4, lr, r8, r7 │ │ │ │ strcc pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ andcs r1, r5, #0, 10 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ andmi pc, r3, r9, asr r8 @ │ │ │ │ stmmi r0, {r2, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7bc7027 │ │ │ │ - @ instruction: 0xf04feaa8 │ │ │ │ + @ instruction: 0xf04feae0 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - beq e2ca0 <__read_chk@plt+0x7d8cc> │ │ │ │ + beq e2c30 <__read_chk@plt+0x7d85c> │ │ │ │ @ instruction: 0xf7bc4620 │ │ │ │ - @ instruction: 0xf888ecb2 │ │ │ │ + @ instruction: 0xf888ecea │ │ │ │ qsub8mi r7, r0, pc @ │ │ │ │ - stc 7, cr15, [r0], #752 @ 0x2f0 │ │ │ │ + ldcl 7, cr15, [r8], {188} @ 0xbc │ │ │ │ strbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0x46384479 │ │ │ │ - b fe4e647c <__read_chk@plt+0xfe4810a8> │ │ │ │ + b ff2e640c <__read_chk@plt+0xff281038> │ │ │ │ @ instruction: 0xf5c59b05 │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xf04f9302 │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ stmdbne r0!, {r9, fp}^ │ │ │ │ - ldc 7, cr15, [r8], {188} @ 0xbc │ │ │ │ + ldcl 7, cr15, [r0], {188} @ 0xbc │ │ │ │ svcvc 0x00fff888 │ │ │ │ @ instruction: 0xf7bc4620 │ │ │ │ - @ instruction: 0xf8d6ec88 │ │ │ │ - bl 1b4aa4 <__read_chk@plt+0x14f6d0> │ │ │ │ + @ instruction: 0xf8d6ecc0 │ │ │ │ + bl 1b4a34 <__read_chk@plt+0x14f660> │ │ │ │ @ instruction: 0xf5c00800 │ │ │ │ - blcs b9c3c <__read_chk@plt+0x54868> │ │ │ │ + blcs b9bcc <__read_chk@plt+0x547f8> │ │ │ │ @ instruction: 0x81bef000 │ │ │ │ teqpcc r8, r6 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df81b9 │ │ │ │ andcs r1, r5, #132, 8 @ 0x84000000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - b 1b664c8 <__read_chk@plt+0x1b010f4> │ │ │ │ + b fe966458 <__read_chk@plt+0xfe901084> │ │ │ │ strtmi r9, [r9], -r0 │ │ │ │ @ instruction: 0xf8d64640 │ │ │ │ andcs r3, r1, #56, 2 │ │ │ │ @ instruction: 0xf8d69302 │ │ │ │ movwls r3, #4412 @ 0x113c │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldcl 7, cr15, [r0], #-752 @ 0xfffffd10 │ │ │ │ + stc 7, cr15, [r8], #752 @ 0x2f0 │ │ │ │ stmmi r0, {r2, r8, sl, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r0, lsl #10 │ │ │ │ ldrbls pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ svcpl 0x00fff888 │ │ │ │ @ instruction: 0xf7bc44f9 │ │ │ │ - @ instruction: 0xf8dfec5a │ │ │ │ + @ instruction: 0xf8dfec92 │ │ │ │ strmi r1, [r7], -ip, asr #8 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bc4628 │ │ │ │ - @ instruction: 0xf04fea4a │ │ │ │ + @ instruction: 0xf04fea82 │ │ │ │ @ instruction: 0xf5c733ff │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ - beq e2d5c <__read_chk@plt+0x7d988> │ │ │ │ + beq e2cec <__read_chk@plt+0x7d918> │ │ │ │ @ instruction: 0xf7bc19e0 │ │ │ │ - @ instruction: 0x4620ec54 │ │ │ │ + strtmi lr, [r0], -ip, lsl #25 │ │ │ │ svcpl 0x00fff888 │ │ │ │ - mcrr 7, 11, pc, r2, cr12 @ │ │ │ │ + ldcl 7, cr15, [sl], #-752 @ 0xfffffd10 │ │ │ │ strtne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ - b d66538 <__read_chk@plt+0xd01164> │ │ │ │ + b 1b664c8 <__read_chk@plt+0x1b010f4> │ │ │ │ asrmi pc, r7, #11 @ │ │ │ │ strbmi r4, [sl], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7bb19e0 │ │ │ │ - qsaxmi lr, r0, sl │ │ │ │ + qadd8mi lr, r0, r2 │ │ │ │ svcpl 0x00fff888 │ │ │ │ - stc 7, cr15, [lr], #-752 @ 0xfffffd10 │ │ │ │ + stcl 7, cr15, [r6], #-752 @ 0xfffffd10 │ │ │ │ @ instruction: 0x460749ff │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bc4628 │ │ │ │ - strbmi lr, [sl], -r0, lsr #20 │ │ │ │ + @ instruction: 0x464aea58 │ │ │ │ @ instruction: 0xf5c74603 │ │ │ │ stmibne r0!, {r5, r7, r8, lr}^ │ │ │ │ @ instruction: 0xf7bbaf35 │ │ │ │ - @ instruction: 0xf888ef46 │ │ │ │ + @ instruction: 0xf888ef7e │ │ │ │ @ instruction: 0xf7ff5fff │ │ │ │ @ instruction: 0x4629fe19 │ │ │ │ @ instruction: 0xf0044620 │ │ │ │ vst2.8 {d31,d33}, [pc :128], r1 │ │ │ │ strtmi r6, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7bb4638 │ │ │ │ - ldmibmi r2!, {r4, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmibmi r2!, {r3, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - vst1.8 {d30-d31}, [pc], r4 │ │ │ │ + vst1.8 {d30-d31}, [pc :256], ip │ │ │ │ strmi r6, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7bc4638 │ │ │ │ - @ instruction: 0x462becfe │ │ │ │ + @ instruction: 0x462bed36 │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ strls r4, [r0, #-1592] @ 0xfffff9c8 │ │ │ │ ldrbpl pc, [r3], #2189 @ 0x88d @ │ │ │ │ ldc2 0, cr15, [r0], {55} @ 0x37 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ - bmi ffa88be8 <__read_chk@plt+0xffa23814> │ │ │ │ + bmi ffa88b78 <__read_chk@plt+0xffa237a4> │ │ │ │ ldrbtmi r4, [sl], #-3030 @ 0xfffff42a │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbcc pc, [r4], #2269 @ 0x8dd @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vand d8, d29, d13 │ │ │ │ pop {r2, r3, r4, r6, r7, r8, sl, fp, lr} │ │ │ │ @@ -68806,55 +68778,55 @@ │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xf8d66828 │ │ │ │ stmibvs r3, {r3, r6, r8, ip} │ │ │ │ stmdavs lr!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldmibmi fp, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d6 │ │ │ │ - stmib lr, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 266590 <__read_chk@plt+0x2011bc> │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldmibmi r7, {r3, r4, r6, r7, r8, r9, sl, lr}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bc4479 │ │ │ │ - vst2. {d30,d32}, [pc], r6 │ │ │ │ + vst2. {d30,d32}, [pc :256], lr │ │ │ │ strmi r6, [r3], -r0, lsl #5 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ - ldc 7, cr15, [r4, #-752]! @ 0xfffffd10 │ │ │ │ + stcl 7, cr15, [ip, #-752]! @ 0xfffffd10 │ │ │ │ ldrtmi r6, [r9], -r8, lsr #16 │ │ │ │ - beq ce4b70 <__read_chk@plt+0xc7f79c> │ │ │ │ + beq ce4b00 <__read_chk@plt+0xc7f72c> │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmibmi sp, {r1, r2, r3, r5, fp, sp, lr}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmibvs r7!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmib lr!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdavs lr!, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #200, 18 @ 0x320000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7bc69b7 │ │ │ │ - strmi lr, [r1], -r4, lsr #19 │ │ │ │ + @ instruction: 0x4601e9dc │ │ │ │ @ instruction: 0x47b84630 │ │ │ │ stmibmi r4, {r1, r2, r3, r5, fp, sp, lr}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmibvs r7!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldmib r8, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdavs r8!, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ ldc2 7, cr15, [sl, #-1020]! @ 0xfffffc04 │ │ │ │ ldmibmi lr!, {r1, r2, r3, r5, fp, sp, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmibvs r7!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmib sl, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdavs lr!, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #3031040 @ 0x2e4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7bc69b7 │ │ │ │ - strmi lr, [r1], -r0, lsl #19 │ │ │ │ + @ instruction: 0x4601e9b8 │ │ │ │ @ instruction: 0x47b84630 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf11a6828 │ │ │ │ @ instruction: 0xf8ddfde9 │ │ │ │ smladcs r0, ip, r0, fp │ │ │ │ @ instruction: 0xf0c94658 │ │ │ │ @ instruction: 0xf0aff823 │ │ │ │ @@ -68863,64 +68835,64 @@ │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs lr, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf810f0ee │ │ │ │ strmi r2, [r2], -r4, lsl #6 │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ ldrtmi r7, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0bd465b │ │ │ │ - blmi fea67d78 <__read_chk@plt+0xfea029a4> │ │ │ │ + blmi fea67d08 <__read_chk@plt+0xfea02934> │ │ │ │ cdpge 6, 0, cr4, cr13, cr1, {0} │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf9faf0af │ │ │ │ stmdavs r9!, {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf81ef0af │ │ │ │ ldrbmi r9, [r0], -r6, lsl #20 │ │ │ │ - beq 13e4c48 <__read_chk@plt+0x137f874> │ │ │ │ + beq 13e4bd8 <__read_chk@plt+0x137f804> │ │ │ │ @ instruction: 0xf0af6811 │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0af100c │ │ │ │ @ instruction: 0x9e06fa95 │ │ │ │ @ instruction: 0xf0af6830 │ │ │ │ stmdavs r8!, {r0, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf826f0af │ │ │ │ ldrtmi r2, [r9], -r8, lsl #5 │ │ │ │ @ instruction: 0xf7bb4650 │ │ │ │ - @ instruction: 0xf8dbee00 │ │ │ │ + @ instruction: 0xf8dbee38 │ │ │ │ ldmdavs r0!, {ip, sp} │ │ │ │ @ instruction: 0xf8caae11 │ │ │ │ @ instruction: 0xf11a300c │ │ │ │ ldmibmi r1, {r0, r1, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca2205 │ │ │ │ ldrtmi r0, [r8], -r0 │ │ │ │ movwcs r4, #5241 @ 0x1479 │ │ │ │ andcc pc, r4, sl, asr #17 │ │ │ │ - stmdb r6!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb lr, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #140, 18 @ 0x230000 │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - ldmdb lr, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bmi fe33b698 <__read_chk@plt+0xfe2d62c4> │ │ │ │ + ldmdb r6, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bmi fe33b628 <__read_chk@plt+0xfe2d6254> │ │ │ │ @ instruction: 0xf8ca21ff │ │ │ │ ldmdage fp, {r4} │ │ │ │ @ instruction: 0xf8ca447a │ │ │ │ @ instruction: 0xf8ca6078 │ │ │ │ andscs r2, sp, #116 @ 0x74 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ andscc pc, ip, sl, asr #17 │ │ │ │ umullcc pc, r4, sl, r8 @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ addcc pc, r4, sl, lsl #17 │ │ │ │ - stcl 7, cr15, [ip, #748] @ 0x2ec │ │ │ │ + mcr 7, 0, pc, cr4, cr11, {5} @ │ │ │ │ stmibmi r0, {r0, r1, r2, r3, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf8594479 │ │ │ │ @ instruction: 0xf8ca3003 │ │ │ │ @ instruction: 0xf7bc3048 │ │ │ │ - blmi 1fe2ca8 <__read_chk@plt+0x1f7d8d4> │ │ │ │ + blmi 1fe2d18 <__read_chk@plt+0x1f7d944> │ │ │ │ subeq pc, ip, sl, asr #17 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrcc lr, [r6], #-2506 @ 0xfffff636 │ │ │ │ ldrcc pc, [lr], #-576 @ 0xfffffdc0 │ │ │ │ ldrbtmi r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ subscc pc, r4, sl, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-2935 @ 0xfffff489 │ │ │ │ @@ -68942,118 +68914,118 @@ │ │ │ │ @ instruction: 0xf8830203 │ │ │ │ ldmdavs r3!, {r8, sp}^ │ │ │ │ mvnle r2, r5, ror #22 │ │ │ │ @ instruction: 0xf11a4628 │ │ │ │ stmdals r6, {r0, r1, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf850f11a │ │ │ │ @ instruction: 0xf0c99807 │ │ │ │ - blmi 1926af4 <__read_chk@plt+0x18c1720> │ │ │ │ + blmi 1926a84 <__read_chk@plt+0x18c16b0> │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strb r0, [r6], r0, lsl #2 │ │ │ │ ldrdcc pc, [r8, #-134] @ 0xffffff7a │ │ │ │ movwls r4, #5673 @ 0x1629 │ │ │ │ - blmi 17ba248 <__read_chk@plt+0x1754e74> │ │ │ │ + blmi 17ba1d8 <__read_chk@plt+0x1754e04> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7bc33ff │ │ │ │ - strb lr, [sp], -r0, asr #21 │ │ │ │ + @ instruction: 0xe64deaf8 │ │ │ │ @ instruction: 0xf7bc4620 │ │ │ │ - ldmdbmi r7, {r4, r5, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r7, {r3, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #136314880 @ 0x8200000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r8, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ asrmi pc, sl, #11 @ │ │ │ │ strbmi r4, [sl], -r3, lsl #12 │ │ │ │ andeq lr, sl, r4, lsl #22 │ │ │ │ @ instruction: 0xf7bbac0f │ │ │ │ - ldmdbmi r0, {r1, r2, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r0, {r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ svcpl 0x00fff888 │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ ldrbtmi r8, [r9], #-316 @ 0xfffffec4 │ │ │ │ cmncs r7, #40, 12 @ 0x2800000 │ │ │ │ ldrbtmi r6, [r8], #38 @ 0x26 │ │ │ │ cdpge 1, 1, cr7, cr1, cr3, {5} │ │ │ │ cmnpvs r9, #73400320 @ p-variant is OBSOLETE @ 0x4600000 │ │ │ │ strhthi r4, [r3], sl │ │ │ │ - stm r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm ip!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ - bl 20668a0 <__read_chk@plt+0x20014cc> │ │ │ │ + bl fee66830 <__read_chk@plt+0xfee0145c> │ │ │ │ ldrbpl pc, [r3], #2189 @ 0x88d @ │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ @ instruction: 0xf7bb2000 │ │ │ │ - @ instruction: 0xf8d8ee7a │ │ │ │ + @ instruction: 0xf8d8eeb2 │ │ │ │ strmi r7, [r4], r0 │ │ │ │ @ instruction: 0xf8d9460a │ │ │ │ @ instruction: 0xf8d83144 │ │ │ │ - bl 5689e0 <__read_chk@plt+0x50360c> │ │ │ │ - bl 1128e04 <__read_chk@plt+0x10c3a30> │ │ │ │ + bl 568970 <__read_chk@plt+0x50359c> │ │ │ │ + bl 1128d94 <__read_chk@plt+0x10c39c0> │ │ │ │ adcsmi r7, r9, #-1946157053 @ 0x8c000003 │ │ │ │ - blle 1f8fe8 <__read_chk@plt+0x193c14> │ │ │ │ + blle 1f8f78 <__read_chk@plt+0x193ba4> │ │ │ │ @ instruction: 0x46204631 │ │ │ │ andgt lr, r0, #200, 18 @ 0x320000 │ │ │ │ - mcr2 1, 4, pc, cr4, cr9, {2} @ │ │ │ │ - blcs c2ab8 <__read_chk@plt+0x5d6e4> │ │ │ │ + mcr2 1, 1, pc, cr12, cr9, {2} @ │ │ │ │ + blcs c2a48 <__read_chk@plt+0x5d674> │ │ │ │ stmdbvc r3!, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ svclt 0x000cdb02 │ │ │ │ stmibvc r3!, {r0, r1, r5, r8, fp, ip, sp, lr} │ │ │ │ sbcsle r2, fp, r7, ror fp │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ ldrbmi r2, [r0], -lr, ror #2 │ │ │ │ @ instruction: 0xf0379500 │ │ │ │ ldmdacs r9!, {r0, r2, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blmi c5cd58 <__read_chk@plt+0xbf7984> │ │ │ │ + blmi c5cce8 <__read_chk@plt+0xbf7914> │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrb r0, [r6], -r0, lsl #2 │ │ │ │ - svc 0x00cef7bb │ │ │ │ - eorseq r6, r7, r8, ror r4 │ │ │ │ - andseq pc, sl, sl, asr #4 │ │ │ │ + stmda r6, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r6, r7, r8, ror #9 │ │ │ │ + andseq pc, sl, lr, asr r1 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r7, r0, ror #8 │ │ │ │ + ldrsbteq r6, [r7], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, sl, r8, lsr #13 │ │ │ │ - andseq pc, sl, lr, asr #3 │ │ │ │ - andseq pc, sl, r6, ror #3 │ │ │ │ - @ instruction: 0x001af1f8 │ │ │ │ + @ instruction: 0x001ae5bc │ │ │ │ + andseq pc, sl, r2, ror #1 │ │ │ │ + ldrsheq pc, [sl], -sl @ │ │ │ │ + andseq pc, sl, ip, lsl #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq pc, sl, sl, lsr #9 │ │ │ │ - andseq pc, sl, r8, lsr #9 │ │ │ │ - andseq pc, sl, r6, lsr #9 │ │ │ │ - eorseq r1, r0, r0, asr #13 │ │ │ │ - andseq pc, sl, sl, asr #9 │ │ │ │ - andseq pc, sl, r4, ror r2 @ │ │ │ │ - @ instruction: 0x001af4fe │ │ │ │ - @ instruction: 0x001af4f0 │ │ │ │ - ldrhteq r6, [r7], -r6 │ │ │ │ - mulseq sl, r8, r0 │ │ │ │ - andseq pc, sl, sl, lsl #1 │ │ │ │ - ldrsbeq pc, [sl], -r0 @ │ │ │ │ - ldrsheq pc, [sl], -ip @ │ │ │ │ - andseq pc, sl, lr, asr #2 │ │ │ │ - @ instruction: 0x001af1b8 │ │ │ │ - andseq pc, sl, r8, asr #3 │ │ │ │ - andseq pc, sl, r6, lsl #4 │ │ │ │ + @ instruction: 0x001af3be │ │ │ │ + @ instruction: 0x001af3bc │ │ │ │ + @ instruction: 0x001af3ba │ │ │ │ + eorseq r1, r0, r4, asr #11 │ │ │ │ + @ instruction: 0x001af3de │ │ │ │ + andseq pc, sl, r8, lsl #3 │ │ │ │ + andseq pc, sl, r2, lsl r4 @ │ │ │ │ + andseq pc, sl, r4, lsl #8 │ │ │ │ + eorseq r6, r7, r6, lsr #4 │ │ │ │ + andseq lr, sl, ip, lsr #31 │ │ │ │ + mulseq sl, lr, pc @ │ │ │ │ + andseq lr, sl, r4, ror #31 │ │ │ │ + andseq pc, sl, r0, lsl r0 @ │ │ │ │ + andseq pc, sl, r2, rrx │ │ │ │ + andseq pc, sl, ip, asr #1 │ │ │ │ + ldrsbeq pc, [sl], -ip @ │ │ │ │ + andseq pc, sl, sl, lsl r1 @ │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - andseq ip, fp, r4, lsr r5 │ │ │ │ - andseq pc, sl, lr, asr #2 │ │ │ │ + andseq ip, fp, r8, asr #8 │ │ │ │ + andseq pc, sl, r2, rrx │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0xffffce99 │ │ │ │ muleq r0, r4, lr │ │ │ │ - andseq pc, sl, r4, lsr r1 @ │ │ │ │ + andseq pc, sl, r8, asr #32 │ │ │ │ muleq r0, r8, fp │ │ │ │ @ instruction: 0xffffcd97 │ │ │ │ @ instruction: 0xffffcd7b │ │ │ │ - eorseq r4, sp, r4, lsr #17 │ │ │ │ - andseq r8, fp, r2, lsr r3 │ │ │ │ - andseq pc, sl, r4, ror r2 @ │ │ │ │ - @ instruction: 0x001af2b6 │ │ │ │ - eorseq r4, sp, r6, asr #16 │ │ │ │ - eorseq r4, sp, r4, asr #15 │ │ │ │ + eorseq r4, sp, r4, lsl r9 │ │ │ │ + andseq r8, fp, r6, asr #4 │ │ │ │ + andseq pc, sl, r8, lsl #3 │ │ │ │ + andseq pc, sl, sl, asr #3 │ │ │ │ + ldrhteq r4, [sp], -r6 │ │ │ │ + eorseq r4, sp, r4, lsr r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ tstpeq r0, #204, 16 @ p-variant is OBSOLETE @ 0xcc0000 │ │ │ │ stclmi 6, cr15, [ip, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf8df4615 │ │ │ │ strmi r2, [r8], r0, lsr #17 │ │ │ │ @@ -69062,26 +69034,26 @@ │ │ │ │ ldmcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andls r4, r4, r9, ror r4 │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldmpl r3, {r2, r4, r7, fp, ip, sp, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stclcc 8, cr15, [r4], {205} @ 0xcd │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 10e4ff8 <__read_chk@plt+0x107fc24> │ │ │ │ + @ instruction: 0xf9e8f13a │ │ │ │ stmcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addeq pc, r0, #13828096 @ 0xd30000 │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10d810d │ │ │ │ @ instruction: 0xac080930 │ │ │ │ - bleq e4c78 <__read_chk@plt+0x7f8a4> │ │ │ │ + bleq e4c08 <__read_chk@plt+0x7f834> │ │ │ │ ldrbmi r2, [r9], -r6, lsl #4 │ │ │ │ @ instruction: 0xf8c92001 │ │ │ │ @ instruction: 0xf11ab000 │ │ │ │ eorvs pc, r0, sp, lsr r8 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r6, #4, 2 │ │ │ │ andcs r4, r1, r9, asr r6 │ │ │ │ @@ -69092,260 +69064,260 @@ │ │ │ │ @ instruction: 0xf10d6820 │ │ │ │ @ instruction: 0xf8df0ac4 │ │ │ │ stmibvs r3, {r3, r5, fp, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - stmdavs sl!, {r2, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs sl!, {r2, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ ldrbmi r9, [r0], -r0, lsl #4 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - bl 166a88 <__read_chk@plt+0x1016b4> │ │ │ │ + bl f66a18 <__read_chk@plt+0xf01644> │ │ │ │ ldrbmi r6, [r1], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ubfxne pc, pc, #17, #29 │ │ │ │ andcs r4, r5, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - @ instruction: 0xf8cdef80 │ │ │ │ + @ instruction: 0xf8cdefb8 │ │ │ │ strmi r8, [r3], -r4 │ │ │ │ stmdavs sl!, {r0, r8, sp} │ │ │ │ andls r4, r0, #80, 12 @ 0x5000000 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - b ffbe6ab4 <__read_chk@plt+0xffb816e0> │ │ │ │ + bl 9e6a44 <__read_chk@plt+0x981670> │ │ │ │ ldrbmi r6, [r1], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0x17d4f8df │ │ │ │ ldrbtmi r6, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ - blx fe1e50ac <__read_chk@plt+0xfe17fcd8> │ │ │ │ + blx fe1e503c <__read_chk@plt+0xfe17fc68> │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ @ instruction: 0xf8db4680 │ │ │ │ movwls r3, #28696 @ 0x7018 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df8226 │ │ │ │ stmdals r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip} │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - stmdacs r0, {r1, r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andshi pc, sp, #0 │ │ │ │ sbfxne pc, pc, #17, #13 │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - blls 2a4954 <__read_chk@plt+0x23f580> │ │ │ │ + blls 2a49c4 <__read_chk@plt+0x23f5f0> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1798f8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - strmi lr, [r1], -r4, asr #30 │ │ │ │ + @ instruction: 0x4601ef7c │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ andcs r1, r5, #132, 14 @ 0x2100000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - svc 0x0036f7bb │ │ │ │ + svc 0x006ef7bb │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x176cf8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - strmi lr, [r1], -sl, lsr #30 │ │ │ │ + strmi lr, [r1], -r2, ror #30 │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ andcs r1, r5, #88, 14 @ 0x1600000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - svc 0x001cf7bb │ │ │ │ + svc 0x0054f7bb │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1740f8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - @ instruction: 0x4601ef10 │ │ │ │ + strmi lr, [r1], -r8, asr #30 │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ andcs r1, r5, #44, 14 @ 0xb00000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - svc 0x0002f7bb │ │ │ │ + svc 0x003af7bb │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1714f8df │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - @ instruction: 0x4601eef6 │ │ │ │ + strmi lr, [r1], -lr, lsr #30 │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ andcs r1, r5, #0, 14 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - mcr 7, 7, pc, cr8, cr11, {5} @ │ │ │ │ + svc 0x0020f7bb │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ usatne pc, #8, pc, asr #17 @ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - @ instruction: 0x4601eedc │ │ │ │ + @ instruction: 0x4601ef14 │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ andcs r1, r5, #212, 12 @ 0xd400000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - mcr 7, 6, pc, cr14, cr11, {5} @ │ │ │ │ + svc 0x0006f7bb │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ ssatne pc, #29, pc, asr #17 @ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bba018 │ │ │ │ - strmi lr, [r1], -r2, asr #29 │ │ │ │ + @ instruction: 0x4601eefa │ │ │ │ ldrbmi r4, [r0, r8, lsr #12] │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ strbmi r1, [r0], -r8, lsr #13 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - mrc 7, 5, APSR_nzcv, cr4, cr11, {5} │ │ │ │ + mcr 7, 7, pc, cr12, cr11, {5} @ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ mvns r4, r0, asr #15 │ │ │ │ @ instruction: 0x1690f8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - mcr 7, 5, pc, cr10, cr11, {5} @ │ │ │ │ + mcr 7, 7, pc, cr2, cr11, {5} @ │ │ │ │ @ instruction: 0xf8df4682 │ │ │ │ strcs r3, [r0], #-1672 @ 0xfffff978 │ │ │ │ pkhtbne pc, r4, pc, asr #17 @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldmpl pc!, {r0, r3, r4, r5, r6, sl, lr}^ @ │ │ │ │ stmibmi r0, {r0, r1, r2, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7bb703c │ │ │ │ - mulls r0, ip, lr │ │ │ │ + ldrdls lr, [r0], -r4 │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmdavs fp!, {r5, r7, r8, lr} │ │ │ │ movwls r4, #5688 @ 0x1638 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm ip, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8894638 │ │ │ │ @ instruction: 0xf7bc4fff │ │ │ │ - @ instruction: 0xf8dfe894 │ │ │ │ + @ instruction: 0xf8dfe8cc │ │ │ │ pkhtbmi r1, r3, r4, asr #12 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bb4620 │ │ │ │ - @ instruction: 0xf8cdee84 │ │ │ │ + @ instruction: 0xf8cdeebc │ │ │ │ andls r8, r0, r8 │ │ │ │ asrmi pc, fp, #11 @ │ │ │ │ - bl 2715b8 <__read_chk@plt+0x20c1e4> │ │ │ │ + bl 271548 <__read_chk@plt+0x20c174> │ │ │ │ stmdavs fp!, {r0, r1, r3} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf7bc33ff │ │ │ │ - ldrtmi lr, [r8], -sl, lsl #17 │ │ │ │ + ldrtmi lr, [r8], -r2, asr #17 │ │ │ │ svcmi 0x00fff889 │ │ │ │ - ldmda r8!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r0!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x1620f8df │ │ │ │ @ instruction: 0xb620f8df │ │ │ │ ldrbtmi r4, [r9], #-1664 @ 0xfffff980 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7bb44fb │ │ │ │ - @ instruction: 0xf5c8ee66 │ │ │ │ + @ instruction: 0xf5c8ee9e │ │ │ │ @ instruction: 0xf04f41a0 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ - bl 28cdf4 <__read_chk@plt+0x227a20> │ │ │ │ + bl 28cd84 <__read_chk@plt+0x2279b0> │ │ │ │ @ instruction: 0xf8cd0008 │ │ │ │ @ instruction: 0xf7bcb000 │ │ │ │ - ldrtmi lr, [r8], -lr, ror #16 │ │ │ │ + ldrtmi lr, [r8], -r6, lsr #17 │ │ │ │ svcmi 0x00fff889 │ │ │ │ - ldmda ip, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5c09b04 │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ movwlt lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf04f4438 │ │ │ │ @ instruction: 0xf7bc33ff │ │ │ │ - @ instruction: 0x4638e85e │ │ │ │ + @ instruction: 0x4638e896 │ │ │ │ svcmi 0x00fff889 │ │ │ │ - stmda ip, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbne pc, [r0, #2271] @ 0x8df @ │ │ │ │ andcs r4, r5, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr12, cr11, {5} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr4, cr11, {5} │ │ │ │ @ instruction: 0xf5c89000 │ │ │ │ andcs r4, r1, #160, 2 @ 0x28 │ │ │ │ - bl 282eec <__read_chk@plt+0x21db18> │ │ │ │ + bl 282e7c <__read_chk@plt+0x21daa8> │ │ │ │ movwls r0, #4104 @ 0x1008 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmda r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda ip!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8894638 │ │ │ │ @ instruction: 0xf7bc4fff │ │ │ │ - @ instruction: 0xf8dfe834 │ │ │ │ + @ instruction: 0xf8dfe86c │ │ │ │ @ instruction: 0xf8df55a4 │ │ │ │ strmi r1, [r0], r4, lsr #11 │ │ │ │ andcs r4, r5, #2097152000 @ 0x7d000000 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - mcr 7, 1, pc, cr0, cr11, {5} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr8, cr11, {5} │ │ │ │ asrmi pc, r8, #11 @ │ │ │ │ strtmi r4, [sl], -r3, lsl #12 │ │ │ │ andeq lr, r8, r7, lsl #22 │ │ │ │ - bl 1266d68 <__read_chk@plt+0x1201994> │ │ │ │ + bl 2066cf8 <__read_chk@plt+0x2001924> │ │ │ │ @ instruction: 0xf8894638 │ │ │ │ @ instruction: 0xf7bc4fff │ │ │ │ - @ instruction: 0xf8dfe81c │ │ │ │ + @ instruction: 0xf8dfe854 │ │ │ │ @ instruction: 0x4680157c │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bb4620 │ │ │ │ - strtmi lr, [sl], -ip, lsl #28 │ │ │ │ + strtmi lr, [sl], -r4, asr #28 │ │ │ │ @ instruction: 0xf5c84603 │ │ │ │ - bl 279520 <__read_chk@plt+0x21414c> │ │ │ │ + bl 2794b0 <__read_chk@plt+0x2140dc> │ │ │ │ @ instruction: 0xf7bb0008 │ │ │ │ - @ instruction: 0x4638eb32 │ │ │ │ + ldrtmi lr, [r8], -sl, ror #22 │ │ │ │ svcmi 0x00fff889 │ │ │ │ - stmda r6, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbne pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ andcs r4, r5, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - ldcl 7, cr15, [r6, #748]! @ 0x2ec │ │ │ │ + mcr 7, 1, pc, cr14, cr11, {5} @ │ │ │ │ strmi r4, [r3], -sl, lsr #12 │ │ │ │ asrmi pc, r8, #11 @ │ │ │ │ andeq lr, r8, r7, lsl #22 │ │ │ │ - bl 7e6dbc <__read_chk@plt+0x7819e8> │ │ │ │ + bl 15e6d4c <__read_chk@plt+0x1581978> │ │ │ │ @ instruction: 0xf8894638 │ │ │ │ - @ instruction: 0xf7bb4fff │ │ │ │ - @ instruction: 0xf8dfeff2 │ │ │ │ + @ instruction: 0xf7bc4fff │ │ │ │ + @ instruction: 0xf8dfe82a │ │ │ │ @ instruction: 0x46801530 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7bb4620 │ │ │ │ - strtmi lr, [sl], -r2, ror #27 │ │ │ │ + @ instruction: 0x462aee1a │ │ │ │ @ instruction: 0xf5c84603 │ │ │ │ - bl 279574 <__read_chk@plt+0x2141a0> │ │ │ │ + bl 279504 <__read_chk@plt+0x214130> │ │ │ │ @ instruction: 0xf7bb0008 │ │ │ │ - @ instruction: 0xf889eb08 │ │ │ │ + @ instruction: 0xf889eb40 │ │ │ │ @ instruction: 0xf7ff4fff │ │ │ │ @ instruction: 0x4638f9db │ │ │ │ - svc 0x00daf7bb │ │ │ │ + ldmda r2, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strne pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ andcs r4, r5, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ - stcl 7, cr15, [sl, #748] @ 0x2ec │ │ │ │ + mcr 7, 0, pc, cr2, cr11, {5} @ │ │ │ │ strmi r4, [r3], -sl, lsr #12 │ │ │ │ asrmi pc, r8, #11 @ │ │ │ │ andeq lr, r8, r7, lsl #22 │ │ │ │ @ instruction: 0xf7bbad31 │ │ │ │ - @ instruction: 0x4638eaf0 │ │ │ │ + ldrtmi lr, [r8], -r8, lsr #22 │ │ │ │ @ instruction: 0xf8894621 │ │ │ │ @ instruction: 0xf0034fff │ │ │ │ @ instruction: 0xf44ffccd │ │ │ │ strtmi r6, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7bb4628 │ │ │ │ - @ instruction: 0xf8dfea7c │ │ │ │ + @ instruction: 0xf8dfeab4 │ │ │ │ andcs r1, r5, #208, 8 @ 0xd0000000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stc 7, cr15, [lr, #748]! @ 0x2ec │ │ │ │ + stcl 7, cr15, [r6, #748]! @ 0x2ec │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - stmia r8!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ @ instruction: 0xf88d9400 │ │ │ │ @ instruction: 0xf03744c3 │ │ │ │ ldmdacs r9!, {r0, r1, r3, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x2600d013 │ │ │ │ strtcs pc, [r0], #2271 @ 0x8df │ │ │ │ @@ -69367,182 +69339,182 @@ │ │ │ │ @ instruction: 0xf60d2400 │ │ │ │ vmax.s8 q0, , q2 │ │ │ │ subcs r4, r0, #196, 16 @ 0xc40000 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ eorvs r4, sl, fp, ror r4 │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r1 │ │ │ │ strbmi r6, [r0], -r0, lsl #5 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb ip, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r2, [r9], -r0, lsl #4 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r8, sl, lr}^ │ │ │ │ @ instruction: 0xf13c8400 │ │ │ │ - stmdacs r1, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r1, {r0, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd8f2 │ │ │ │ andcs r1, r7, #48, 8 @ 0x30000000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf932f135 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df818e │ │ │ │ ldrtmi r1, [r0], -r0, lsr #8 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - @ instruction: 0x4604ed7e │ │ │ │ + @ instruction: 0x4604edb6 │ │ │ │ adcle r2, lr, r0, lsl #16 │ │ │ │ strcc r2, [r5], #-294 @ 0xfffffeda │ │ │ │ - stmdb ip!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r4!, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x81a8f000 │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf15a702b │ │ │ │ - msrcs CPSR_sx, #1228800 @ 0x12c000 │ │ │ │ + msrcs CPSR_sx, #15925248 @ 0xf30000 │ │ │ │ eorvc r4, fp, r6, lsl #12 │ │ │ │ ldmibmi ip!, {r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - blls 2a451c <__read_chk@plt+0x23f148> │ │ │ │ + blls 2a458c <__read_chk@plt+0x23f1b8> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r1, r2, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ andcs r4, r5, #4030464 @ 0x3d8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r6, #-748]! @ 0xfffffd14 │ │ │ │ + ldcl 7, cr15, [lr, #-748] @ 0xfffffd14 │ │ │ │ strmi r4, [r3], -r0, ror #21 │ │ │ │ @ instruction: 0xf8572101 │ │ │ │ - bls 1c9074 <__read_chk@plt+0x163ca0> │ │ │ │ + bls 1c9004 <__read_chk@plt+0x163c30> │ │ │ │ stmib sp, {r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ @ instruction: 0xf7bc32ff │ │ │ │ - stmdavs r0!, {r1, r4, r7, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d44798 │ │ │ │ stmibmi fp!, {pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d84479 │ │ │ │ @ instruction: 0xf7bbb018 │ │ │ │ - strmi lr, [r1], -ip, lsl #26 │ │ │ │ + strmi lr, [r1], -r4, asr #26 │ │ │ │ ldrbmi r4, [r8, r0, asr #12] │ │ │ │ andcs r4, r5, #3768320 @ 0x398000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r2, #-748] @ 0xfffffd14 │ │ │ │ + ldc 7, cr15, [sl, #-748]! @ 0xfffffd14 │ │ │ │ strmi r6, [r3], -sl, lsr #16 │ │ │ │ andls r2, r0, #1073741824 @ 0x40000000 │ │ │ │ vst1.16 {d20-d22}, [pc :64], r0 │ │ │ │ @ instruction: 0xf7bc6280 │ │ │ │ - stmdavs r0!, {r1, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r3, r5, r7, fp, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r4, r6, r9, sl, lr} │ │ │ │ stmdavs r5!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #3620864 @ 0x374000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - stcl 7, cr15, [ip], #748 @ 0x2ec │ │ │ │ + stc 7, cr15, [r4, #-748]! @ 0xfffffd14 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r6, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #216, 18 @ 0x360000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - stcl 7, cr15, [r0], #748 @ 0x2ec │ │ │ │ + ldc 7, cr15, [r8, #-748] @ 0xfffffd14 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r6, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #3457024 @ 0x34c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - ldcl 7, cr15, [r4], {187} @ 0xbb │ │ │ │ + stc 7, cr15, [ip, #-748] @ 0xfffffd14 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r6, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #3375104 @ 0x338000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - stcl 7, cr15, [r8], {187} @ 0xbb │ │ │ │ + stc 7, cr15, [r0, #-748] @ 0xfffffd14 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r5!, {r6, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #3293184 @ 0x324000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d5 │ │ │ │ - ldc 7, cr15, [ip], #748 @ 0x2ec │ │ │ │ + ldcl 7, cr15, [r4], #748 @ 0x2ec │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ stmdavs r0!, {r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf85ef7ff │ │ │ │ andcs r6, r5, #2424832 @ 0x250000 │ │ │ │ andcs r4, r0, r2, asr #19 │ │ │ │ - beq ae5580 <__read_chk@plt+0xa801ac> │ │ │ │ + beq ae5510 <__read_chk@plt+0xa8013c> │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bb8018 │ │ │ │ - strmi lr, [r1], -ip, lsr #25 │ │ │ │ + strmi lr, [r1], -r4, ror #25 │ │ │ │ strbmi r4, [r0, r8, lsr #12] │ │ │ │ ldmibmi sp!, {r0, r2, r5, fp, sp, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7bb8018 │ │ │ │ - strmi lr, [r1], -r0, lsr #25 │ │ │ │ + @ instruction: 0x4601ecd8 │ │ │ │ strbmi r4, [r0, r8, lsr #12] │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf11a6820 │ │ │ │ strbmi pc, [r8], -r9, lsl #18 @ │ │ │ │ - blx 12654a6 <__read_chk@plt+0x12000d2> │ │ │ │ + blx 1265436 <__read_chk@plt+0x1200062> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [sl], #696 @ 0x2b8 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sp, {r7, r9, ip, sp}^ │ │ │ │ - blx d65552 <__read_chk@plt+0xd0017e> │ │ │ │ + blx d654e2 <__read_chk@plt+0xd0010e> │ │ │ │ strmi r2, [r2], -r4, lsl #6 │ │ │ │ stmib sp, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ strbmi r8, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0bd464b │ │ │ │ - blmi feb673bc <__read_chk@plt+0xfeb01fe8> │ │ │ │ + blmi feb6734c <__read_chk@plt+0xfeb01f78> │ │ │ │ stcge 6, cr4, [fp, #-4] │ │ │ │ movwls r5, #18683 @ 0x48fb │ │ │ │ @ instruction: 0xf0ae4618 │ │ │ │ @ instruction: 0x4628fd1d │ │ │ │ @ instruction: 0xf0ae6821 │ │ │ │ - blls 227ecc <__read_chk@plt+0x1c2af8> │ │ │ │ + blls 227e5c <__read_chk@plt+0x1c2a88> │ │ │ │ @ instruction: 0xf10d4650 │ │ │ │ ldmdavs r9, {r2, r3, r4, r5, r9, fp} │ │ │ │ - blx fe66548e <__read_chk@plt+0xfe6000ba> │ │ │ │ + blx fe66541e <__read_chk@plt+0xfe60004a> │ │ │ │ ldrdne lr, [sl], -sp │ │ │ │ ldc2 0, cr15, [r8, #696]! @ 0x2b8 │ │ │ │ stmdavs r8!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ - blx feae549e <__read_chk@plt+0xfea800ca> │ │ │ │ + blx feae542e <__read_chk@plt+0xfea8005a> │ │ │ │ @ instruction: 0xf0ae6820 │ │ │ │ addcs pc, r8, #74752 @ 0x12400 │ │ │ │ ldrbmi r4, [r0], -r1, asr #12 │ │ │ │ - stmdb r2!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb sl, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stcge 8, cr6, [sp, #-160] @ 0xffffff60 │ │ │ │ andcc pc, ip, sl, asr #17 │ │ │ │ @ instruction: 0xf936f11a │ │ │ │ andcs r4, r5, #2441216 @ 0x254000 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf8ca2301 │ │ │ │ @ instruction: 0xf7bb3004 │ │ │ │ - ldmibmi r1, {r1, r3, r6, sl, fp, sp, lr, pc} │ │ │ │ + ldmibmi r1, {r1, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca2205 │ │ │ │ strbmi r0, [r0], -r8 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - blmi fe464334 <__read_chk@plt+0xfe3fef60> │ │ │ │ + blmi fe4643a4 <__read_chk@plt+0xfe3fefd0> │ │ │ │ mvnscs r4, lr, lsl #21 │ │ │ │ andseq pc, r0, sl, asr #17 │ │ │ │ ldrbtmi sl, [sl], #-2071 @ 0xfffff7e9 │ │ │ │ rsbspl pc, r8, sl, asr #17 │ │ │ │ rsbscs pc, r4, sl, asr #17 │ │ │ │ ldmpl fp!, {r0, r2, r3, r4, r9, sp}^ │ │ │ │ andscc pc, ip, sl, asr #17 │ │ │ │ umullcc pc, r4, sl, r8 @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ addcc pc, r4, sl, lsl #17 │ │ │ │ - ldm r0!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmibmi r5, {r2, r7, r8, r9, fp, lr} │ │ │ │ andcs r4, r5, #64, 12 @ 0x4000000 │ │ │ │ ldmpl fp!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrcc pc, [lr, -r0, asr #4] │ │ │ │ subcc pc, r8, sl, asr #17 │ │ │ │ - ldc 7, cr15, [lr], {187} @ 0xbb │ │ │ │ + mrrc 7, 11, pc, r6, cr11 @ │ │ │ │ subeq pc, ip, sl, asr #17 │ │ │ │ @ instruction: 0xf0304650 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf50342b8 │ │ │ │ svclt 0x00085340 │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ smlalsne pc, r4, r3, r8 @ │ │ │ │ @@ -69557,160 +69529,160 @@ │ │ │ │ mvnle r2, r5, ror #22 │ │ │ │ andcs r4, r7, #112, 18 @ 0x1c0000 │ │ │ │ ldrbtmi r6, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ @ instruction: 0xffd2f134 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ stmdbmi sp!, {r0, r1, r2, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ - ldc 7, cr15, [lr], {187} @ 0xbb │ │ │ │ + mrrc 7, 11, pc, r6, cr11 @ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ ldrtmi sp, [r0], -r8, asr #32 │ │ │ │ strcc r2, [r5], -r6, lsr #2 │ │ │ │ - stmda ip, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r4, {r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [r0], -r7, lsl #12 │ │ │ │ movwcs fp, #463 @ 0x1cf │ │ │ │ @ instruction: 0xf159703b │ │ │ │ - strmi pc, [r6], -sp, ror #31 │ │ │ │ + @ instruction: 0x4606ff95 │ │ │ │ eorsvc r2, fp, r6, lsr #6 │ │ │ │ tstlt r3, fp, lsr #16 │ │ │ │ @ instruction: 0xf1404628 │ │ │ │ - mcrcs 12, 0, pc, cr0, cr15, {4} @ │ │ │ │ + cdpcs 12, 0, cr15, cr0, cr7, {2} │ │ │ │ @ instruction: 0x4620d035 │ │ │ │ - blx 196576a <__read_chk@plt+0x1900396> │ │ │ │ + blx 19656fa <__read_chk@plt+0x1900326> │ │ │ │ @ instruction: 0xf1199805 │ │ │ │ @ instruction: 0x4648fb5f │ │ │ │ - blx fe0e5632 <__read_chk@plt+0xfe08025e> │ │ │ │ + blx fe0e55c2 <__read_chk@plt+0xfe0801ee> │ │ │ │ cmplt r3, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf1594618 │ │ │ │ - @ instruction: 0x4606ffd5 │ │ │ │ + @ instruction: 0x4606ff7d │ │ │ │ ldmdbmi r7, {r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r8, lsl #4 │ │ │ │ @ instruction: 0xf1344479 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 3, pc, cr9, cr15, {1} @ │ │ │ │ - blcs c7400 <__read_chk@plt+0x6202c> │ │ │ │ + blcs c7390 <__read_chk@plt+0x61fbc> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr13, cr15, {1} │ │ │ │ @ instruction: 0xf1594630 │ │ │ │ - strmi pc, [r6], -r3, asr #31 │ │ │ │ + strmi pc, [r6], -fp, ror #30 │ │ │ │ stmdbmi pc, {r3, r4, r9, sl, sp, lr, pc}^ @ │ │ │ │ andcs r4, r8, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf1344479 │ │ │ │ stmdavs fp!, {r0, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bicsle r2, lr, r0, lsl #16 │ │ │ │ ldrmi r4, [r8], -fp, asr #18 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - @ instruction: 0x4606ebd6 │ │ │ │ + strmi lr, [r6], -lr, lsl #24 │ │ │ │ @ instruction: 0xd1b62800 │ │ │ │ @ instruction: 0xf1404628 │ │ │ │ - bls 268508 <__read_chk@plt+0x203134> │ │ │ │ + bls 268338 <__read_chk@plt+0x202f64> │ │ │ │ strcs r2, [r0], -r1, lsl #6 │ │ │ │ bfi r6, r3, #0, #5 │ │ │ │ @ instruction: 0xf1594620 │ │ │ │ - strmi pc, [r6], -r5, lsr #31 │ │ │ │ + strmi pc, [r6], -sp, asr #30 │ │ │ │ @ instruction: 0xf7bbe5fa │ │ │ │ - svclt 0x0000eb1e │ │ │ │ - mlaseq r7, r6, sp, r5 │ │ │ │ - andseq pc, sl, r0, ror #2 │ │ │ │ + svclt 0x0000eb56 │ │ │ │ + eorseq r5, r7, r6, lsl #28 │ │ │ │ + andseq pc, sl, r4, ror r0 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r7, r4, lsl #27 │ │ │ │ + ldrshteq r5, [r7], -r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrsheq pc, [sl], -ip @ │ │ │ │ - andseq lr, sl, r0, lsl #22 │ │ │ │ - andseq lr, sl, r8, lsl fp │ │ │ │ - andseq pc, sl, lr, lsr #1 │ │ │ │ - mulseq sl, r8, r0 │ │ │ │ - ldrsbeq pc, [sl], -r0 @ │ │ │ │ - andseq pc, sl, ip, lsl r1 @ │ │ │ │ + andseq pc, sl, r0, lsl r0 @ │ │ │ │ + andseq lr, sl, r4, lsl sl │ │ │ │ + andseq lr, sl, ip, lsr #20 │ │ │ │ + andseq lr, sl, r2, asr #31 │ │ │ │ + andseq lr, sl, ip, lsr #31 │ │ │ │ + andseq lr, sl, r4, ror #31 │ │ │ │ + andseq pc, sl, r0, lsr r0 @ │ │ │ │ + andseq pc, sl, sl, ror r0 @ │ │ │ │ + andseq pc, sl, r8, rrx │ │ │ │ + ldrheq pc, [sl], -lr @ │ │ │ │ + andseq pc, sl, r4, ror #1 │ │ │ │ andseq pc, sl, r6, ror #2 │ │ │ │ - andseq pc, sl, r4, asr r1 @ │ │ │ │ - andseq pc, sl, sl, lsr #3 │ │ │ │ - @ instruction: 0x001af1d0 │ │ │ │ - andseq pc, sl, r2, asr r2 @ │ │ │ │ - andseq pc, sl, r0, asr r3 @ │ │ │ │ - andseq pc, sl, r6, asr r3 @ │ │ │ │ - andseq pc, sl, r4, asr #6 │ │ │ │ - andseq pc, sl, sl, ror r3 @ │ │ │ │ - andseq pc, sl, r0, asr #7 │ │ │ │ - andseq pc, sl, lr, asr #7 │ │ │ │ - andseq sp, sl, r2, asr #16 │ │ │ │ + andseq pc, sl, r4, ror #4 │ │ │ │ + andseq pc, sl, sl, ror #4 │ │ │ │ + andseq pc, sl, r8, asr r2 @ │ │ │ │ + andseq pc, sl, lr, lsl #5 │ │ │ │ + @ instruction: 0x001af2d4 │ │ │ │ + andseq pc, sl, r2, ror #5 │ │ │ │ + andseq sp, sl, r6, asr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq pc, sl, r4, lsl r7 @ │ │ │ │ - andseq pc, sl, r2, lsl r7 @ │ │ │ │ - andseq pc, sl, r6, lsr #14 │ │ │ │ - andseq r7, fp, r0, lsr #29 │ │ │ │ - @ instruction: 0x001aecb0 │ │ │ │ - eorseq r0, r0, r4, ror #28 │ │ │ │ - @ instruction: 0x001af6d8 │ │ │ │ - andseq pc, sl, lr, lsl r7 @ │ │ │ │ - andseq pc, sl, r0, ror r4 @ │ │ │ │ - mulseq sl, sl, r4 │ │ │ │ - @ instruction: 0x001af6f8 │ │ │ │ - andseq lr, sl, r6, asr #24 │ │ │ │ - eorseq r5, r7, r8, lsl #18 │ │ │ │ - andseq r5, fp, ip, lsr #20 │ │ │ │ - andseq pc, sl, sl, ror #8 │ │ │ │ - andseq pc, sl, ip, ror #8 │ │ │ │ - andseq pc, sl, r0, lsr #3 │ │ │ │ - andseq lr, sl, r8, lsr r7 │ │ │ │ - andseq pc, sl, r6, ror #3 │ │ │ │ - andseq lr, sl, r4, lsl #14 │ │ │ │ - andseq lr, sl, sl, asr #14 │ │ │ │ - andseq lr, sl, sl, ror r7 │ │ │ │ - andseq pc, sl, r2, ror r1 @ │ │ │ │ - @ instruction: 0x001af1d2 │ │ │ │ - andseq pc, sl, r6, lsl r2 @ │ │ │ │ - andseq pc, sl, r2, asr r2 @ │ │ │ │ - @ instruction: 0x001af2b8 │ │ │ │ - andseq pc, sl, r8, ror #5 │ │ │ │ + andseq pc, sl, r8, lsr #12 │ │ │ │ + andseq pc, sl, r6, lsr #12 │ │ │ │ + andseq pc, sl, sl, lsr r6 @ │ │ │ │ + @ instruction: 0x001b7db4 │ │ │ │ + andseq lr, sl, r4, asr #23 │ │ │ │ + eorseq r0, r0, r8, ror #26 │ │ │ │ + andseq pc, sl, ip, ror #11 │ │ │ │ + andseq pc, sl, r2, lsr r6 @ │ │ │ │ + andseq pc, sl, r4, lsl #7 │ │ │ │ + andseq pc, sl, lr, lsr #7 │ │ │ │ + andseq pc, sl, ip, lsl #12 │ │ │ │ + andseq lr, sl, sl, asr fp │ │ │ │ + eorseq r5, r7, r8, ror r9 │ │ │ │ + andseq r5, fp, r0, asr #18 │ │ │ │ + andseq pc, sl, lr, ror r3 @ │ │ │ │ + andseq pc, sl, r0, lsl #7 │ │ │ │ + ldrheq pc, [sl], -r4 @ │ │ │ │ + andseq lr, sl, ip, asr #12 │ │ │ │ + ldrsheq pc, [sl], -sl @ │ │ │ │ + andseq lr, sl, r8, lsl r6 │ │ │ │ + andseq lr, sl, lr, asr r6 │ │ │ │ + andseq lr, sl, lr, lsl #13 │ │ │ │ + andseq pc, sl, r6, lsl #1 │ │ │ │ + andseq pc, sl, r6, ror #1 │ │ │ │ + andseq pc, sl, sl, lsr #2 │ │ │ │ + andseq pc, sl, r6, ror #2 │ │ │ │ + andseq pc, sl, ip, asr #3 │ │ │ │ + @ instruction: 0x001af1fc │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - andseq fp, fp, sl, ror fp │ │ │ │ - mulseq sl, r4, r7 │ │ │ │ + andseq fp, fp, lr, lsl #21 │ │ │ │ + andseq lr, sl, r8, lsr #13 │ │ │ │ @ instruction: 0x000009b8 │ │ │ │ @ instruction: 0xffffc4df │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andseq lr, sl, ip, ror r7 │ │ │ │ - andseq pc, sl, sl, lsr #3 │ │ │ │ - andseq pc, sl, lr, lsr #3 │ │ │ │ - andseq pc, sl, r4, asr #2 │ │ │ │ - andseq pc, sl, r0, lsr #2 │ │ │ │ - andseq pc, sl, ip, lsl r1 @ │ │ │ │ + mulseq sl, r0, r6 │ │ │ │ + ldrheq pc, [sl], -lr @ │ │ │ │ + andseq pc, sl, r2, asr #1 │ │ │ │ + andseq pc, sl, r8, asr r0 @ │ │ │ │ + andseq pc, sl, r4, lsr r0 @ │ │ │ │ + andseq pc, sl, r0, lsr r0 @ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf880b082 │ │ │ │ ldmdavs r5, {pc} │ │ │ │ @ instruction: 0x4607b375 │ │ │ │ strtmi r4, [r8], -r9, lsl #13 │ │ │ │ ldrmi r2, [r6], -sl, lsl #2 │ │ │ │ - svc 0x0020f7bb │ │ │ │ + svc 0x0058f7bb │ │ │ │ mvnslt r4, r4, lsl #12 │ │ │ │ @ instruction: 0xf1091b45 │ │ │ │ ldrbmi r3, [r5, #-2815] @ 0xfffff501 │ │ │ │ @ instruction: 0xf810d81c │ │ │ │ strbmi r3, [r9], -r1, lsl #24 │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ - blcs 3f1cd4 <__read_chk@plt+0x38c900> │ │ │ │ + blcs 3f1c64 <__read_chk@plt+0x38c890> │ │ │ │ @ instruction: 0xf800bf08 │ │ │ │ ldrtmi r8, [r8], -r1, lsl #24 │ │ │ │ ldmdavs r3!, {r0, sl, ip, sp} │ │ │ │ - blmi 38e0e4 <__read_chk@plt+0x328d10> │ │ │ │ + blmi 38e074 <__read_chk@plt+0x328ca0> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldcl 7, cr15, [r4], #748 @ 0x2ec │ │ │ │ + stc 7, cr15, [ip, #-748]! @ 0xfffffd14 │ │ │ │ movwcs r2, #1 │ │ │ │ andcc pc, sl, r7, lsl #16 │ │ │ │ andlt r6, r2, r4, lsr r0 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andlt r4, r2, r0, asr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andlt r4, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - eoreq r8, pc, ip, rrx │ │ │ │ + eoreq r7, pc, r0, ror pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldrbeq pc, [r0, -ip, asr #17]! @ │ │ │ │ stcleq 6, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ ldrtcs pc, [r8], #2271 @ 0x8df @ │ │ │ │ svcge 0x000eac0d │ │ │ │ @@ -69736,207 +69708,207 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorhi pc, lr, #64 @ 0x40 │ │ │ │ stcleq 6, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r4, r9, r5, lsl #12 │ │ │ │ @ instruction: 0xf1394479 │ │ │ │ - @ instruction: 0x4628fcfd │ │ │ │ + strtmi pc, [r8], -r5, lsr #25 │ │ │ │ @ instruction: 0xf44fad19 │ │ │ │ strtmi r6, [r9], -r0, lsl #5 │ │ │ │ andhi pc, r0, r5, lsl #17 │ │ │ │ @ instruction: 0xf8c4f0d0 │ │ │ │ @ instruction: 0xf8dfb3a0 │ │ │ │ strtmi r1, [r8], -ip, asr #8 │ │ │ │ @ instruction: 0xf1364479 │ │ │ │ @ instruction: 0x4680fdbf │ │ │ │ vcgt.s8 , , q8 │ │ │ │ vst1.16 {d20-d21}, [pc :128], r4 │ │ │ │ strbmi r6, [r2], -r0, lsl #3 │ │ │ │ movwcs r4, #1616 @ 0x650 │ │ │ │ strbtcc pc, [r4], #-2189 @ 0xfffff773 @ │ │ │ │ - ldc 7, cr15, [sl], {187} @ 0xbb │ │ │ │ + mrrc 7, 11, pc, r2, cr11 @ │ │ │ │ @ instruction: 0xf7bb4640 │ │ │ │ - @ instruction: 0xf8dfec9e │ │ │ │ + @ instruction: 0xf8dfecd6 │ │ │ │ ldrbmi r1, [r0], -r4, lsr #8 │ │ │ │ @ instruction: 0xf7bb4479 │ │ │ │ - cmnlt r0, #1664 @ 0x680 │ │ │ │ + cmnlt r0, #5248 @ 0x1480 │ │ │ │ strbtcc pc, [r4], #-2205 @ 0xfffff763 @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8128 │ │ │ │ ldrbtmi r3, [fp], #-1040 @ 0xfffffbf0 │ │ │ │ - blcs c3664 <__read_chk@plt+0x5e290> │ │ │ │ + blcs c35f4 <__read_chk@plt+0x5e220> │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf1404620 │ │ │ │ - ldmdavs fp!, {r0, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - blx 5e5b12 <__read_chk@plt+0x58073e> │ │ │ │ + blx fefe5aa0 <__read_chk@plt+0xfef806cc> │ │ │ │ str r2, [r7, r1]! │ │ │ │ bicvc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf1364628 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blle 30d654 <__read_chk@plt+0x2a8280> │ │ │ │ - svc 0x0084f7ba │ │ │ │ + blle 30d5e4 <__read_chk@plt+0x2a8210> │ │ │ │ + svc 0x00bcf7ba │ │ │ │ @ instruction: 0x462849f6 │ │ │ │ @ instruction: 0xf1364479 │ │ │ │ strmi pc, [r0], r1, lsl #27 │ │ │ │ bicle r2, r0, r0, lsl #16 │ │ │ │ andcs r4, r0, #248832 @ 0x3cc00 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ - blmi ffd63480 <__read_chk@plt+0xffcfe0ac> │ │ │ │ + blmi ffd63410 <__read_chk@plt+0xffcfe03c> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldmdavs r8, {r0, r2, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ strbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf10d8181 │ │ │ │ @ instruction: 0x46280830 │ │ │ │ @ instruction: 0xf1334641 │ │ │ │ eorsvs pc, r0, r7, asr r9 @ │ │ │ │ stmdacs r0, {r3, r4, r5, sp, lr} │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ - stc 7, cr15, [r4], #-748 @ 0xfffffd14 │ │ │ │ + mrrc 7, 11, pc, ip, cr11 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0001c5a │ │ │ │ - blcs 109c20 <__read_chk@plt+0xa484c> │ │ │ │ + blcs 109bb0 <__read_chk@plt+0xa47dc> │ │ │ │ msrhi SPSR_, r0 │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ - blmi ff909b68 <__read_chk@plt+0xff8a4794> │ │ │ │ + blmi ff909af8 <__read_chk@plt+0xff8a4724> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r8, pc} │ │ │ │ mcrrne 0, 11, sp, r3, cr0 │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ - mcrr2 1, 4, pc, r2, cr0 @ │ │ │ │ + blx ffb65b36 <__read_chk@plt+0xffb00762> │ │ │ │ @ instruction: 0x970b4bdb │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ ldrdvs r4, [r0], -sl @ │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ strls r4, [r8, #-3033] @ 0xfffff427 │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ ldrmi r2, [pc], -r0, lsl #6 │ │ │ │ ldrtmi r9, [r2], -r5, lsl #18 │ │ │ │ mcr2 7, 7, pc, cr0, cr15, {7} @ │ │ │ │ ldrdgt pc, [r0], -r4 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 249bb0 <__read_chk@plt+0x1e47dc> │ │ │ │ + blls 249b40 <__read_chk@plt+0x1e476c> │ │ │ │ @ instruction: 0xf8c82200 │ │ │ │ orrsvs r2, pc, r0 │ │ │ │ mulcc r0, ip, r8 │ │ │ │ eorsle r2, r3, r0, lsl #22 │ │ │ │ @ instruction: 0x46394691 │ │ │ │ eoreq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ ldmdale r5, {r1, r2, r3, r4, r6, r9, fp, sp} │ │ │ │ @ instruction: 0xf1131a5b │ │ │ │ svclt 0x00b80f3f │ │ │ │ - blle 1365f4 <__read_chk@plt+0xd1220> │ │ │ │ + blle 136584 <__read_chk@plt+0xd11b0> │ │ │ │ svclt 0x00d82b1f │ │ │ │ @ instruction: 0xf1a3335f │ │ │ │ ldrmi r0, [r1], #-544 @ 0xfffffde0 │ │ │ │ svclt 0x00c829bd │ │ │ │ @ instruction: 0xdc0239be │ │ │ │ svclt 0x00c8295e │ │ │ │ sbcslt r3, fp, #1556480 @ 0x17c000 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andcc pc, r0, ip, lsl #17 │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ stclne 8, cr6, [sl], #-128 @ 0xffffff80 │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0x0c02eb00 │ │ │ │ - blcs c0940 <__read_chk@plt+0x5b56c> │ │ │ │ + blcs c08d0 <__read_chk@plt+0x5b4fc> │ │ │ │ @ instruction: 0xf1b9d1d8 │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ orrsvs r9, r9, r9, lsl #22 │ │ │ │ stclpl 1, cr11, [r3, #-136] @ 0xffffff78 │ │ │ │ svclt 0x00042b0a │ │ │ │ strbpl r2, [r3, #-768] @ 0xfffffd00 │ │ │ │ andne lr, r7, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf139200a │ │ │ │ - stmdavs r2!, {r0, r2, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r0, r2, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @ instruction: 0xf04f1000 │ │ │ │ @ instruction: 0xf04f0a00 │ │ │ │ ldmdavc r3, {r8, r9, fp} │ │ │ │ ldmdbeq r0, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - blge 5e3ea4 <__read_chk@plt+0x57ead0> │ │ │ │ - blge 663ea8 <__read_chk@plt+0x5fead4> │ │ │ │ + blge 5e3e34 <__read_chk@plt+0x57ea60> │ │ │ │ + blge 663e38 <__read_chk@plt+0x5fea64> │ │ │ │ andsne pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46ca80db │ │ │ │ pkhbtmi r4, lr, r0, lsl #12 │ │ │ │ - blcs 2fb1b4 <__read_chk@plt+0x295de0> │ │ │ │ - bleq 1e78b4 <__read_chk@plt+0x1824e0> │ │ │ │ + blcs 2fb144 <__read_chk@plt+0x295d70> │ │ │ │ + bleq 1e7844 <__read_chk@plt+0x182470> │ │ │ │ sbchi pc, fp, r0 │ │ │ │ strtmi r1, [sl], #-3149 @ 0xfffff3b3 │ │ │ │ andpl pc, r0, r8, asr #17 │ │ │ │ ldrmi r4, [r3], -r9, lsr #12 │ │ │ │ ldmdavc r0, {r0, r8, sl, ip, sp} │ │ │ │ stmdacs r0, {r0, r9, ip, sp} │ │ │ │ stmdacs r9, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmdacs r0, {r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ adcshi pc, ip, r0, asr #32 │ │ │ │ @ instruction: 0xf10e6822 │ │ │ │ @ instruction: 0xf8d80e01 │ │ │ │ ldmdane r0, {ip}^ │ │ │ │ - blcs c090c <__read_chk@plt+0x5b538> │ │ │ │ + blcs c089c <__read_chk@plt+0x5b4c8> │ │ │ │ @ instruction: 0xf1bebf18 │ │ │ │ bicsle r0, lr, r5, lsl #30 │ │ │ │ mulcs sl, r5, r9 │ │ │ │ ldrdge pc, [r0], -r9 │ │ │ │ @ instruction: 0xf1394479 │ │ │ │ - @ instruction: 0xf1bafbdd │ │ │ │ + @ instruction: 0xf1bafb85 │ │ │ │ eorle r0, sp, r0, lsl #30 │ │ │ │ ldrdlt pc, [r4], -r9 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8d9d028 │ │ │ │ @ instruction: 0xb32d5008 │ │ │ │ ldrdcs pc, [ip], -r9 │ │ │ │ @ instruction: 0x4610b172 │ │ │ │ andls r2, sl, #1073741824 @ 0x40000000 │ │ │ │ - ldcl 7, cr15, [ip, #-748]! @ 0xfffffd14 │ │ │ │ + ldc 7, cr15, [r4, #748]! @ 0x2ec │ │ │ │ tstlt r0, sl, lsl #20 │ │ │ │ ldrmi r1, [r0], -r2, asr #24 │ │ │ │ andcs r2, sl, #0, 2 │ │ │ │ - bl ffe676f4 <__read_chk@plt+0xffe02320> │ │ │ │ + stc 7, cr15, [lr], #-744 @ 0xfffffd18 │ │ │ │ andeq pc, r1, #0 │ │ │ │ @ instruction: 0x0010f8d9 │ │ │ │ andvs sl, sp, r0, lsl r9 │ │ │ │ addvs fp, r8, r8, lsl r1 │ │ │ │ movwcs sl, #2066 @ 0x812 │ │ │ │ andls r6, r0, #203 @ 0xcb │ │ │ │ subvs r4, r8, fp, lsl #12 │ │ │ │ andcs r4, r0, sl, asr r6 │ │ │ │ stmib sp, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ stmdals r4, {r0} │ │ │ │ stc2 0, cr15, [r4, #828] @ 0x33c │ │ │ │ strcc r6, [r1, -r0, lsr #16] │ │ │ │ - blmi 1da3540 <__read_chk@plt+0x1d3e16c> │ │ │ │ + blmi 1da34d0 <__read_chk@plt+0x1d3e0fc> │ │ │ │ andhi pc, r3, r9, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ strbne pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ strmi r8, [sl], -pc, lsl #1 │ │ │ │ tstcs r0, r8, lsr #12 │ │ │ │ mcr2 1, 7, pc, cr4, cr1, {1} @ │ │ │ │ suble r2, lr, r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf8d8e6f3 │ │ │ │ mrrcne 0, 0, r2, r1, cr0 │ │ │ │ - bcs 11d9a4 <__read_chk@plt+0xb85d0> │ │ │ │ + bcs 11d934 <__read_chk@plt+0xb8560> │ │ │ │ andcc sp, r2, #73 @ 0x49 │ │ │ │ adchi pc, r5, r0, asr #32 │ │ │ │ ldrbtmi r4, [sl], #-2663 @ 0xfffff599 │ │ │ │ - blmi 1a818cc <__read_chk@plt+0x1a1c4f8> │ │ │ │ + blmi 1a8185c <__read_chk@plt+0x1a1c488> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdbcs r0, {r3, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ - blmi 1a1e014 <__read_chk@plt+0x19b8c40> │ │ │ │ + blmi 1a1dfa4 <__read_chk@plt+0x19b8bd0> │ │ │ │ @ instruction: 0xf8d94608 │ │ │ │ ldrbtmi r2, [fp], #-1472 @ 0xfffffa40 │ │ │ │ cdp2 1, 11, cr15, cr8, cr11, {1} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strbeq pc, [r4, #2249] @ 0x8c9 @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbne pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @@ -69946,119 +69918,119 @@ │ │ │ │ @ instruction: 0xf059447b │ │ │ │ @ instruction: 0xf8d8ffdb │ │ │ │ andcs r3, r0, #0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbne pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrbtmi r4, [fp], #-2903 @ 0xfffff4a9 │ │ │ │ stmdbcs r0, {r1, r3, r4, r6, sp, lr} │ │ │ │ - blmi 165dfcc <__read_chk@plt+0x15f8bf8> │ │ │ │ + blmi 165df5c <__read_chk@plt+0x15f8b88> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldmdavs fp!, {r0, r3, r7, r9, sl, fp, sp, pc} │ │ │ │ sbcle r2, ip, r0, lsl #22 │ │ │ │ @ instruction: 0xf1404638 │ │ │ │ - strb pc, [r8, r1, lsr #19] @ │ │ │ │ + strb pc, [r8, r9, asr #18] @ │ │ │ │ andcs r4, r0, #80, 22 @ 0x14000 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ - blmi 14a38dc <__read_chk@plt+0x143e508> │ │ │ │ + blmi 14a386c <__read_chk@plt+0x143e498> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe7ecae77 │ │ │ │ - blmi 13bb11c <__read_chk@plt+0x1355d48> │ │ │ │ + blmi 13bb0ac <__read_chk@plt+0x1355cd8> │ │ │ │ stmdavs r1!, {r0, sp} │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdbcs r0, {r9} │ │ │ │ mcrge 4, 3, pc, cr14, cr15, {3} @ │ │ │ │ ldmdane r3, {r2, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8c83101 │ │ │ │ @ instruction: 0xf8831000 │ │ │ │ ldr fp, [sp, -r0]! │ │ │ │ andcs r4, sl, r4, asr #18 │ │ │ │ @ instruction: 0xf1394479 │ │ │ │ - ldrb pc, [fp, -r9, lsr #22]! @ │ │ │ │ + @ instruction: 0xe77bfad1 │ │ │ │ ldrb r9, [fp], -fp, lsl #30 │ │ │ │ ldrbtmi r4, [sl], #-2625 @ 0xfffff5bf │ │ │ │ movwcc lr, #2498 @ 0x9c2 │ │ │ │ - blmi 10e33dc <__read_chk@plt+0x107e008> │ │ │ │ + blmi 10e336c <__read_chk@plt+0x107df98> │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldr r2, [ip], r0, lsl #2 │ │ │ │ subspl pc, r7, r0, lsl #10 │ │ │ │ @ instruction: 0xf12f3004 │ │ │ │ - blls 2285b4 <__read_chk@plt+0x1c31e0> │ │ │ │ + blls 228544 <__read_chk@plt+0x1c3170> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldrbt r2, [r2], -r4, asr #11 │ │ │ │ subspl pc, r7, r0, lsl #10 │ │ │ │ @ instruction: 0xf12f3004 │ │ │ │ @ instruction: 0xf8d8fb07 │ │ │ │ @ instruction: 0xf1102000 │ │ │ │ svclt 0x00180f05 │ │ │ │ @ instruction: 0xf5022800 │ │ │ │ svclt 0x000c5940 │ │ │ │ - beq 125ad0 <__read_chk@plt+0xc06fc> │ │ │ │ - beq e5ad4 <__read_chk@plt+0x80700> │ │ │ │ + beq 125a60 <__read_chk@plt+0xc068c> │ │ │ │ + beq e5a64 <__read_chk@plt+0x80690> │ │ │ │ strbne pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ svcge 0x0079f43f │ │ │ │ addle r2, r9, r0, lsl #18 │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ - blmi b55704 <__read_chk@plt+0xaf0330> │ │ │ │ + blmi b55694 <__read_chk@plt+0xaf02c0> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xff62f059 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbne pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrbtmi r4, [fp], #-2852 @ 0xfffff4dc │ │ │ │ andge pc, r4, r3, asr #17 │ │ │ │ - blmi 9a37e4 <__read_chk@plt+0x93e410> │ │ │ │ + blmi 9a3774 <__read_chk@plt+0x93e3a0> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ smmla r6, r1, lr, sl │ │ │ │ - svc 0x00eef7ba │ │ │ │ - eorseq r5, r7, r2, asr r3 │ │ │ │ + stmda r6!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r5, r7, r2, asr #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r7, r8, lsr r3 │ │ │ │ - eorseq r9, r7, ip, asr #3 │ │ │ │ - eorseq r5, r7, r8, lsl r3 │ │ │ │ - andseq pc, sl, ip, asr #1 │ │ │ │ - @ instruction: 0x001aa8fc │ │ │ │ - mulseq sl, r0, r0 │ │ │ │ - eorseq r9, r7, r6, lsr r1 │ │ │ │ - andseq sl, sl, r0, lsl #17 │ │ │ │ - eorseq r9, r7, ip, ror #1 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - mlaseq r7, ip, r0, r9 │ │ │ │ - eorseq r3, sp, r0, lsr fp │ │ │ │ - eorseq r3, sp, r8, lsr #22 │ │ │ │ - andseq pc, sl, r4, rrx │ │ │ │ - andseq lr, sl, r0, ror #30 │ │ │ │ - eorseq r8, r7, r2, lsr #29 │ │ │ │ + eorseq r5, r7, r8, lsr #7 │ │ │ │ + eorseq r9, r7, ip, lsr r2 │ │ │ │ + eorseq r5, r7, r8, lsl #7 │ │ │ │ + andseq lr, sl, r0, ror #31 │ │ │ │ + andseq sl, sl, r0, lsl r8 │ │ │ │ + andseq lr, sl, r4, lsr #31 │ │ │ │ + eorseq r9, r7, r6, lsr #3 │ │ │ │ + mulseq sl, r4, r7 │ │ │ │ + eorseq r9, r7, ip, asr r1 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq r9, r7, ip, lsl #2 │ │ │ │ + eorseq r3, sp, r0, lsr #23 │ │ │ │ + mlaseq sp, r8, fp, r3 │ │ │ │ + andseq lr, sl, r8, ror pc │ │ │ │ + andseq lr, sl, r4, ror lr │ │ │ │ + eorseq r8, r7, r2, lsl pc │ │ │ │ + eorseq r8, r7, ip, lsl #30 │ │ │ │ + @ instruction: 0x001aecfa │ │ │ │ + andseq lr, sl, r8, ror #25 │ │ │ │ + eorseq r8, r7, r2, asr #29 │ │ │ │ + ldrhteq r8, [r7], -r8 │ │ │ │ mlaseq r7, ip, lr, r8 │ │ │ │ - andseq lr, sl, r6, ror #27 │ │ │ │ - @ instruction: 0x001aedd4 │ │ │ │ + mlaseq r7, r4, lr, r8 │ │ │ │ + eorseq r8, r7, r0, lsl #29 │ │ │ │ + andseq lr, sl, ip, lsl #26 │ │ │ │ eorseq r8, r7, r2, asr lr │ │ │ │ - eorseq r8, r7, r8, asr #28 │ │ │ │ - eorseq r8, r7, ip, lsr #28 │ │ │ │ - eorseq r8, r7, r4, lsr #28 │ │ │ │ - eorseq r8, r7, r0, lsl lr │ │ │ │ - @ instruction: 0x001aedf8 │ │ │ │ - eorseq r8, r7, r2, ror #27 │ │ │ │ - ldrsbteq r8, [r7], -r4 │ │ │ │ - andseq lr, sl, r6, lsr #26 │ │ │ │ - eorseq r8, r7, r2, ror #26 │ │ │ │ - eorseq r8, r7, r8, asr sp │ │ │ │ + eorseq r8, r7, r4, asr #28 │ │ │ │ + andseq lr, sl, sl, lsr ip │ │ │ │ + ldrsbteq r8, [r7], -r2 │ │ │ │ + eorseq r8, r7, r8, asr #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq 1ce7db0 <__read_chk@plt+0x1c829dc> │ │ │ │ + bleq 1ce7d40 <__read_chk@plt+0x1c8296c> │ │ │ │ ldcpl 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ addlt r4, fp, r8, ror #21 │ │ │ │ @ instruction: 0xf50d4be8 │ │ │ │ ldrbtmi r6, [sl], #-2957 @ 0xfffff473 │ │ │ │ ldrmi pc, [r4], #-683 @ 0xfffffd55 │ │ │ │ strmi r2, [lr], -r0, lsl #10 │ │ │ │ tstppl r1, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @@ -70066,567 +70038,567 @@ │ │ │ │ mlavs r5, r0, r3, sl │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ addvs pc, r2, #717225984 @ 0x2ac00000 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x60154bdf │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bmi ff85810c <__read_chk@plt+0xff7f2d38> │ │ │ │ + bmi ff85809c <__read_chk@plt+0xff7f2cc8> │ │ │ │ tstppl r1, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldrdcc r4, [r4, -r9]! │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d81a4 │ │ │ │ andlt r5, fp, r1, lsl sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x460749d5 │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - blx 14e5fd4 <__read_chk@plt+0x1480c00> │ │ │ │ + @ instruction: 0xf9f8f139 │ │ │ │ @ instruction: 0xf1ab4638 │ │ │ │ vabd.s8 d16, d1, d12 │ │ │ │ ldrtmi r0, [r9], -r1, lsl #4 │ │ │ │ cdp2 0, 1, cr15, cr8, cr15, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi lr, {r0, r3, r4, r5, r8, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - blx 565fea <__read_chk@plt+0x500c16> │ │ │ │ + blx 565f7a <__read_chk@plt+0x500ba6> │ │ │ │ stmdacs r0, {r0, r4, ip, pc} │ │ │ │ teqphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf50d4639 │ │ │ │ strcc r5, [r8, -r3, lsr #15] │ │ │ │ @ instruction: 0x53a3f50d │ │ │ │ vmin.s8 d20, d1, d8 │ │ │ │ tstls r3, #268435456 @ 0x10000000 │ │ │ │ - b ff067a1c <__read_chk@plt+0xff002648> │ │ │ │ + b ffe679ac <__read_chk@plt+0xffe025d8> │ │ │ │ svcpl 0x00f8f887 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blmi ff149e50 <__read_chk@plt+0xff0e4a7c> │ │ │ │ + blmi ff149de0 <__read_chk@plt+0xff0e4a0c> │ │ │ │ strtmi r4, [r9], r8, lsr #13 │ │ │ │ ldrbtmi r9, [fp], #-1291 @ 0xfffffaf5 │ │ │ │ - blmi ff0ce784 <__read_chk@plt+0xff0693b0> │ │ │ │ + blmi ff0ce714 <__read_chk@plt+0xff069340> │ │ │ │ subge pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls r0, #48 @ 0x30 │ │ │ │ movwls sl, #60186 @ 0xeb1a │ │ │ │ movwls sl, #31511 @ 0x7b17 │ │ │ │ movwls sl, #56086 @ 0xdb16 │ │ │ │ tstcs r1, r7, ror r8 │ │ │ │ @ instruction: 0xf7bb4638 │ │ │ │ - strmi lr, [r5], -r6, asr #23 │ │ │ │ + @ instruction: 0x4605ebfe │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ movwcs r8, #208 @ 0xd0 │ │ │ │ - blmi fee05b84 <__read_chk@plt+0xfeda07b0> │ │ │ │ - bvc cf1b80 <__read_chk@plt+0xc8c7ac> │ │ │ │ + blmi fee05b14 <__read_chk@plt+0xfeda0740> │ │ │ │ + bvc cf1b10 <__read_chk@plt+0xc8c73c> │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andls r4, r1, fp, ror r4 │ │ │ │ strls r4, [r0, -r1] │ │ │ │ strmi r9, [r1], -r2, lsl #2 │ │ │ │ @ instruction: 0xf7bb9807 │ │ │ │ - @ instruction: 0xf04feb06 │ │ │ │ + @ instruction: 0xf04feb3e │ │ │ │ eorvc r0, fp, r1, lsl #6 │ │ │ │ ldrdlt pc, [r4], -r6 │ │ │ │ @ instruction: 0xf7bb4658 │ │ │ │ - @ instruction: 0xf8d6e98e │ │ │ │ + @ instruction: 0xf8d6e9c6 │ │ │ │ strmi sl, [r5], -r0 │ │ │ │ @ instruction: 0xf7bb4650 │ │ │ │ - ldmvs r1!, {r3, r7, r8, fp, sp, lr, pc}^ │ │ │ │ + ldmvs r1!, {r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ tstls r9, sl │ │ │ │ andls r6, r8, #655360 @ 0xa0000 │ │ │ │ @ instruction: 0xf7bb4610 │ │ │ │ - strmi lr, [r7], -r0, lsl #19 │ │ │ │ + @ instruction: 0x4607e9b8 │ │ │ │ @ instruction: 0xf7bb9807 │ │ │ │ - stmdbls r9, {r2, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ - bls 2d07f4 <__read_chk@plt+0x26b420> │ │ │ │ + stmdbls r9, {r2, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + bls 2d0784 <__read_chk@plt+0x26b3b0> │ │ │ │ ldrmi r6, [sp], #-2121 @ 0xfffff7b7 │ │ │ │ strmi r4, [r5], #-1085 @ 0xfffffbc3 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdavs pc, {r0, r3, r5, r7, pc} @ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldrtmi r8, [r8], -sp, lsr #1 │ │ │ │ - stmdb sl!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdane r9!, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ tstcc r6, r8, lsl #20 │ │ │ │ vqsub.s8 d4, d16, d9 │ │ │ │ ldmibmi r6, {r0, r1, r2, r3, r4, r5, r7, pc} │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ movwls r9, #15111 @ 0x3b07 │ │ │ │ stmib sp, {r2, r4, r7, r8, r9, fp, lr}^ │ │ │ │ tstcs r1, r4, lsl #14 │ │ │ │ andge lr, r1, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf04f447b │ │ │ │ @ instruction: 0xf8cd32ff │ │ │ │ @ instruction: 0xf7bbb000 │ │ │ │ - stmdavs r2!, {r1, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r1, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ rsbsle r2, r5, r0, lsl #20 │ │ │ │ andcs r4, sl, sp, lsl #19 │ │ │ │ @ instruction: 0xf1394479 │ │ │ │ - blmi fe3e82f8 <__read_chk@plt+0xfe382f24> │ │ │ │ + blmi fe3e8128 <__read_chk@plt+0xfe382d54> │ │ │ │ ldrbtmi r6, [fp], #-2085 @ 0xfffff7db │ │ │ │ andsls pc, r8, r3, asr #17 │ │ │ │ - blcs c7ce4 <__read_chk@plt+0x62910> │ │ │ │ + blcs c7c74 <__read_chk@plt+0x628a0> │ │ │ │ adchi pc, r3, r0 │ │ │ │ strbmi r2, [r9], -r0, lsl #14 │ │ │ │ @ instruction: 0xf1a3463a │ │ │ │ ldmdacs lr, {r5}^ │ │ │ │ strmi sp, [r1], #-2059 @ 0xfffff7f5 │ │ │ │ svclt 0x00c829bd │ │ │ │ @ instruction: 0xdc0239be │ │ │ │ svclt 0x00c8295e │ │ │ │ @ instruction: 0xf101395f │ │ │ │ strcs r0, [r1, -r0, lsr #6] │ │ │ │ ldrdvc fp, [fp], -fp @ │ │ │ │ stmdavs r0!, {r0, r9, ip, sp} │ │ │ │ stcpl 8, cr1, [r3], {133} @ 0x85 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - blmi 1f960d0 <__read_chk@plt+0x1f30cfc> │ │ │ │ + blmi 1f96060 <__read_chk@plt+0x1f30c8c> │ │ │ │ orrsvs r4, r9, fp, ror r4 │ │ │ │ streq pc, [r1, #-264] @ 0xfffffef8 │ │ │ │ - ldmdb lr, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdals sp, {r0, r6, r8, fp, ip} │ │ │ │ - cdp2 1, 1, cr15, cr14, cr0, {2} │ │ │ │ + stc2l 1, cr15, [r6, #256] @ 0x100 │ │ │ │ andcs r9, r0, #12, 22 @ 0x3000 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - bvs fe167320 <__read_chk@plt+0xfe101f4c> │ │ │ │ + bvs fe1672b0 <__read_chk@plt+0xfe101edc> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ andcs pc, r8, r3, lsl #16 │ │ │ │ ldrtmi r6, [r8], -r7, lsr #16 │ │ │ │ - stmdb ip, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46024639 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ stmdaeq r5, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ - ldmda r4, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm ip, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2e006936 │ │ │ │ svcge 0x0052f47f │ │ │ │ ldrdge pc, [r8], #-141 @ 0xffffff73 │ │ │ │ ldrsbtlt pc, [r0], -sp @ │ │ │ │ tstpmi r4, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf13fa815 │ │ │ │ - @ instruction: 0xf5abffb3 │ │ │ │ + @ instruction: 0xf5abff5b │ │ │ │ ldmdals r1, {r1, r7, sl, sp, lr} │ │ │ │ - ldmdb sl, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ mcrge 4, 7, pc, cr13, cr15, {1} @ │ │ │ │ @ instruction: 0xf85a4b5f │ │ │ │ stmdavs fp!, {r0, r1, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ suble r2, sl, r0, lsl #16 │ │ │ │ ldmdals r3, {r1, r9, sl, lr} │ │ │ │ ldc2 1, cr15, [r4], {49} @ 0x31 │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf13fa816 │ │ │ │ - @ instruction: 0xe6d8ff97 │ │ │ │ + @ instruction: 0xe6d8ff3f │ │ │ │ ldrbtmi r4, [sl], #-2646 @ 0xfffff5aa │ │ │ │ - bvc da3b2c <__read_chk@plt+0xd3e758> │ │ │ │ + bvc da3abc <__read_chk@plt+0xd3e6e8> │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ tstcs r1, r7, lsl #16 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ - blmi 154e924 <__read_chk@plt+0x14e9550> │ │ │ │ + blmi 154e8b4 <__read_chk@plt+0x14e94e0> │ │ │ │ @ instruction: 0xf7bb447b │ │ │ │ - @ instruction: 0xe735ea3a │ │ │ │ + @ instruction: 0xe735ea72 │ │ │ │ strcc r9, [r5, #-2827] @ 0xfffff4f5 │ │ │ │ stmdale fp, {r0, r2, r3, r4, r7, r9, lr} │ │ │ │ stmdavs r0!, {r4, r8, r9, sl, fp, ip, pc} │ │ │ │ smmlar pc, r9, r6, r4 @ │ │ │ │ strcc r9, [r5, #-2827] @ 0xfffff4f5 │ │ │ │ movwle r4, #12971 @ 0x32ab │ │ │ │ svcls 0x000f6820 │ │ │ │ smmlar r7, r9, r6, r4 │ │ │ │ - blls 44f17c <__read_chk@plt+0x3e9da8> │ │ │ │ + blls 44f10c <__read_chk@plt+0x3e9d38> │ │ │ │ @ instruction: 0xf1a3990b │ │ │ │ @ instruction: 0xf1400014 │ │ │ │ - ldmvs r2!, {r0, r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmvs r2!, {r0, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmib r6, {r5, fp, sp, lr}^ │ │ │ │ ldmib r2, {r8, r9, fp, sp, pc}^ │ │ │ │ cmnlt r1, r0, lsl #2 │ │ │ │ svccs 0x0000680f │ │ │ │ stmdbmi r0, {r0, r1, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ smlsldx r4, r3, r9, r4 │ │ │ │ strb r9, [sl, fp, lsl #2]! │ │ │ │ andcs r4, r0, #63488 @ 0xf800 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0x4628e69d │ │ │ │ ldmdbmi ip!, {r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0x460f4479 │ │ │ │ - blmi fa3a68 <__read_chk@plt+0xf3e694> │ │ │ │ + blmi fa39f8 <__read_chk@plt+0xf3e624> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ ldc2l 0, cr15, [r0, #-356]! @ 0xfffffe9c │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ andcc r5, r4, r7, asr r0 │ │ │ │ @ instruction: 0xf8f2f12f │ │ │ │ strmi r6, [r3], -lr, lsr #16 │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ svceq 0x0005f113 │ │ │ │ - blcs d9a18 <__read_chk@plt+0x74644> │ │ │ │ + blcs d99a8 <__read_chk@plt+0x745d4> │ │ │ │ strbeq pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ biclt sp, r0, sl, lsl #2 │ │ │ │ ldr r6, [r9, r1, lsr #16] │ │ │ │ andcs r4, r3, #47104 @ 0xb800 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf059447b │ │ │ │ @ instruction: 0xe797fd55 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ tstle sl, r1, lsl #6 │ │ │ │ andcs r4, r3, #41984 @ 0xa400 │ │ │ │ strbmi pc, [r0, #2262] @ 0x8d6 @ │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ strls r2, [r0], #-4 │ │ │ │ - blx 15e6250 <__read_chk@plt+0x1580e7c> │ │ │ │ - blmi a23c14 <__read_chk@plt+0x9be840> │ │ │ │ + blx 15e61e0 <__read_chk@plt+0x1580e0c> │ │ │ │ + blmi a23ba4 <__read_chk@plt+0x9be7d0> │ │ │ │ @ instruction: 0xf8d64601 │ │ │ │ ldrbtmi r2, [fp], #-1472 @ 0xfffffa40 │ │ │ │ stc2 1, cr15, [sl], {43} @ 0x2b │ │ │ │ @ instruction: 0xf8c6682b │ │ │ │ @ instruction: 0xf50305c4 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stmdacs r0, {r2, r6, r7, r8, sl} │ │ │ │ - blmi 85e56c <__read_chk@plt+0x7f9198> │ │ │ │ + blmi 85e4fc <__read_chk@plt+0x7f9128> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ stc2 0, cr15, [lr, #-356]! @ 0xfffffe9c │ │ │ │ @ instruction: 0xf7bae770 │ │ │ │ - svclt 0x0000edcc │ │ │ │ - ldrshteq r4, [r7], -r6 │ │ │ │ + svclt 0x0000ee04 │ │ │ │ + eorseq r4, r7, r6, ror #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r7, r0, ror #27 │ │ │ │ - eorseq r8, r7, r0, ror ip │ │ │ │ - ldrhteq r4, [r7], -ip │ │ │ │ - andseq lr, sl, lr, ror #24 │ │ │ │ - andseq lr, sl, lr, asr ip │ │ │ │ - ldrshteq r1, [r0], -lr │ │ │ │ - ldrshteq r1, [r0], -r4 │ │ │ │ - andseq lr, sl, ip, ror #23 │ │ │ │ - andseq lr, fp, lr, asr #25 │ │ │ │ - andseq lr, sl, r8, ror #22 │ │ │ │ - andseq lr, sl, r4, ror #22 │ │ │ │ - eorseq r3, sp, sl, lsr #11 │ │ │ │ - eorseq r3, sp, r4, ror #10 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001ebbb6 │ │ │ │ - eoreq r8, pc, ip, lsl ip @ │ │ │ │ - andseq lr, fp, r8, asr fp │ │ │ │ - eorseq r8, r7, ip, lsr #19 │ │ │ │ - ldrhteq r1, [r0], -r8 │ │ │ │ - andseq lr, sl, r6, lsl #20 │ │ │ │ - andseq lr, sl, r0, asr sl │ │ │ │ - @ instruction: 0x001ae9da │ │ │ │ - andseq lr, sl, sl, lsl #17 │ │ │ │ - @ instruction: 0x001ae9d2 │ │ │ │ + eorseq r4, r7, r0, asr lr │ │ │ │ + eorseq r8, r7, r0, ror #25 │ │ │ │ + eorseq r4, r7, ip, lsr #28 │ │ │ │ + andseq lr, sl, r2, lsl #23 │ │ │ │ + andseq lr, sl, r2, ror fp │ │ │ │ + eorseq r1, r0, r2, lsl #26 │ │ │ │ + ldrshteq r1, [r0], -r8 │ │ │ │ + andseq lr, sl, r0, lsl #22 │ │ │ │ + andseq lr, fp, r2, ror #23 │ │ │ │ + andseq lr, sl, ip, ror sl │ │ │ │ + andseq lr, sl, r8, ror sl │ │ │ │ + eorseq r3, sp, sl, lsl r6 │ │ │ │ + ldrsbteq r3, [sp], -r4 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq fp, lr, sl, asr #21 │ │ │ │ + eoreq r8, pc, r0, lsr #22 │ │ │ │ + andseq lr, fp, ip, ror #20 │ │ │ │ + eorseq r8, r7, ip, lsl sl │ │ │ │ + ldrhteq r1, [r0], -ip │ │ │ │ + andseq lr, sl, sl, lsl r9 │ │ │ │ + andseq lr, sl, r4, ror #18 │ │ │ │ + andseq lr, sl, lr, ror #17 │ │ │ │ + mulseq sl, lr, r7 │ │ │ │ + andseq lr, sl, r6, ror #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, ip, asr #17]! │ │ │ │ @ instruction: 0xf6ad4c69 │ │ │ │ - bmi 1aed378 <__read_chk@plt+0x1a87fa4> │ │ │ │ + bmi 1aed308 <__read_chk@plt+0x1a87f34> │ │ │ │ stclmi 4, cr4, [r9, #-496]! @ 0xfffffe10 │ │ │ │ ldrbtmi r4, [sp], #-2921 @ 0xfffff497 │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ stmdacs ip!, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andhi pc, r3, r5, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r5, r3, r8 @ │ │ │ │ smuadeq r8, r3, r0 │ │ │ │ - bmi 191df10 <__read_chk@plt+0x18b8b3c> │ │ │ │ + bmi 191dea0 <__read_chk@plt+0x18b8acc> │ │ │ │ ldrbtmi r4, [sl], #-2909 @ 0xfffff4a3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmdacc ip!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d80ad │ │ │ │ pop {r2, r4, r5, r8, sl, fp} │ │ │ │ @ instruction: 0x46048ff0 │ │ │ │ ldmdbmi r9, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf10d2009 │ │ │ │ ldrbtmi r0, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ - @ instruction: 0xf846f139 │ │ │ │ + @ instruction: 0xffeef138 │ │ │ │ @ instruction: 0x33a8f8d4 │ │ │ │ andvc pc, r0, r9, lsl #17 │ │ │ │ @ instruction: 0xf894bb03 │ │ │ │ svcge 0x00023100 │ │ │ │ - blcs c2008 <__read_chk@plt+0x5cc34> │ │ │ │ + blcs c1f98 <__read_chk@plt+0x5cbc4> │ │ │ │ addhi pc, r4, r0, asr #32 │ │ │ │ rsbsvs r2, fp, r0, lsl #6 │ │ │ │ ldrtmi r4, [r1], -pc, asr #16 │ │ │ │ @ instruction: 0x33acf8b4 │ │ │ │ vst1.8 {d4-d6}, [r3 :256], sl │ │ │ │ stmdapl ip!, {r0, r7, r8, r9, sp, lr} │ │ │ │ svclt 0x00183b00 │ │ │ │ strtmi r2, [r0], -r1, lsl #6 │ │ │ │ - blx feae627a <__read_chk@plt+0xfea80ea6> │ │ │ │ + blx feae620a <__read_chk@plt+0xfea80e36> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5036821 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7ff02ac │ │ │ │ strb pc, [r0, r9, lsl #27] @ │ │ │ │ vmla.i8 q2, q2, q2 │ │ │ │ ldrbtmi r3, [r9], #-146 @ 0xffffff6e │ │ │ │ - b ff7e7e44 <__read_chk@plt+0xff782a70> │ │ │ │ + bl 5e7dd4 <__read_chk@plt+0x582a00> │ │ │ │ stmvs r3, {r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x23a8f8d4 │ │ │ │ addslt fp, fp, #372736 @ 0x5b000 │ │ │ │ mulsle r1, sl, r2 │ │ │ │ @ instruction: 0x46484b3e │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192314 │ │ │ │ - svc 0x00aaf7ba │ │ │ │ + svc 0x00e2f7ba │ │ │ │ @ instruction: 0x464a493a │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ andsvc pc, r3, r9, lsl #17 │ │ │ │ - @ instruction: 0xf800f139 │ │ │ │ + @ instruction: 0xffa8f138 │ │ │ │ mulcc r0, r9, r8 │ │ │ │ adcsle r2, sl, r0, lsl #22 │ │ │ │ - beq be63d0 <__read_chk@plt+0xb80ffc> │ │ │ │ + beq be6360 <__read_chk@plt+0xb80f8c> │ │ │ │ vmax.s8 d20, d0, d17 │ │ │ │ @ instruction: 0x465032ff │ │ │ │ - stm r2, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm sl!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f4650 │ │ │ │ @ instruction: 0xf88d0b00 │ │ │ │ @ instruction: 0xf7bab42b │ │ │ │ - @ instruction: 0xf5c0ef84 │ │ │ │ + @ instruction: 0xf5c0efbc │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ andcc r6, r3, #128, 6 │ │ │ │ ldrbmi r4, [r0], -r9, asr #12 │ │ │ │ - ldc 7, cr15, [r4], {186} @ 0xba │ │ │ │ + mcrr 7, 11, pc, ip, cr10 @ │ │ │ │ @ instruction: 0x3100f894 │ │ │ │ @ instruction: 0xf88daf02 │ │ │ │ @ instruction: 0xf8c7b42b │ │ │ │ - blcs d1fd8 <__read_chk@plt+0x6cc04> │ │ │ │ + blcs d1f68 <__read_chk@plt+0x6cb94> │ │ │ │ @ instruction: 0xf504d0a0 │ │ │ │ strtmi r7, [r0], -r0, lsl #21 │ │ │ │ @ instruction: 0xf1344651 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4651d098 │ │ │ │ - bmi be6824 <__read_chk@plt+0xb81450> │ │ │ │ + bmi be67b4 <__read_chk@plt+0xb813e0> │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf7bb4650 │ │ │ │ - @ instruction: 0x4650e85a │ │ │ │ + @ instruction: 0x4650e892 │ │ │ │ stmdalt fp!, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ - svc 0x005cf7ba │ │ │ │ + svc 0x0094f7ba │ │ │ │ rsbsvc pc, pc, #192, 10 @ 0x30000000 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r3, [r9], -r3, lsl #4 │ │ │ │ @ instruction: 0xf7ba4650 │ │ │ │ - blge 1e4fd0 <__read_chk@plt+0x17fbfc> │ │ │ │ + blge 1e5040 <__read_chk@plt+0x17fc6c> │ │ │ │ stmdalt fp!, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ - blge 16473c <__read_chk@plt+0xff368> │ │ │ │ + blge 1646cc <__read_chk@plt+0xff2f8> │ │ │ │ @ instruction: 0xe77d607b │ │ │ │ stmibvc r0, {r2, r8, sl, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r9], -r0, lsr #12 │ │ │ │ @ instruction: 0xf858f134 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blge 1d5e04 <__read_chk@plt+0x170a30> │ │ │ │ + blge 1d5d94 <__read_chk@plt+0x1709c0> │ │ │ │ andls pc, r8, r7, asr #17 │ │ │ │ movwcs r6, #123 @ 0x7b │ │ │ │ @ instruction: 0xe76d60fb │ │ │ │ - ldc 7, cr15, [sl], #744 @ 0x2e8 │ │ │ │ - ldrsbteq r4, [r7], -ip │ │ │ │ + ldcl 7, cr15, [r2], #744 @ 0x2e8 │ │ │ │ + eorseq r4, r7, ip, asr #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r4, [r7], -r6 │ │ │ │ + eorseq r4, r7, r6, asr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, r7, lr, lsr #19 │ │ │ │ - andseq lr, sl, lr, lsr r9 │ │ │ │ + eorseq r4, r7, lr, lsl sl │ │ │ │ + andseq lr, sl, r2, asr r8 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ - andseq r6, sl, r2, ror r7 │ │ │ │ - eoreq fp, pc, r4, ror #27 │ │ │ │ - andseq lr, sl, sl, asr #17 │ │ │ │ + andseq r6, sl, r6, lsl #13 │ │ │ │ + eoreq fp, pc, r8, ror #25 │ │ │ │ + @ instruction: 0x001ae7de │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldmdbmi r1, {r0, r2, r3, r9, sl, lr} │ │ │ │ addlt r4, r2, r1, lsl ip │ │ │ │ ldrbtmi r4, [r9], #-1664 @ 0xfffff980 │ │ │ │ ldrmi r2, [pc], -sl │ │ │ │ @ instruction: 0xf1384616 │ │ │ │ - blmi 469e8c <__read_chk@plt+0x404ab8> │ │ │ │ + blmi 469cbc <__read_chk@plt+0x4048e8> │ │ │ │ stmiapl r4!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cmplt r8, r0, lsr #16 │ │ │ │ strls r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ ldrtmi r9, [fp], -r8, lsl #24 │ │ │ │ @ instruction: 0x46294632 │ │ │ │ @ instruction: 0xf0ce9400 │ │ │ │ andlt pc, r2, r5, lsr #30 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ strtmi r4, [r1], -r0, asr #12 │ │ │ │ - blx ae80bc <__read_chk@plt+0xa82ce8> │ │ │ │ + blx ae804c <__read_chk@plt+0xa82c78> │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ strb r6, [fp, r0, lsr #16]! │ │ │ │ - andseq lr, sl, lr, ror #15 │ │ │ │ - eorseq r4, r7, ip, ror #15 │ │ │ │ + andseq lr, sl, r2, lsl #14 │ │ │ │ + eorseq r4, r7, ip, asr r8 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldmdbmi r5, {r2, r3, r9, sl, lr} │ │ │ │ ldrsbhi pc, [r4], #-143 @ 0xffffff71 @ │ │ │ │ ldrbtmi r4, [r9], #-1543 @ 0xfffff9f9 │ │ │ │ ldrmi r2, [lr], -sl │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf1384615 │ │ │ │ - blmi 4e9e20 <__read_chk@plt+0x484a4c> │ │ │ │ + blmi 4e9c50 <__read_chk@plt+0x48487c> │ │ │ │ @ instruction: 0xf85844f8 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ cmplt r0, r0 │ │ │ │ @ instruction: 0x462a4633 │ │ │ │ @ instruction: 0xf8cd4621 │ │ │ │ @ instruction: 0xf8cda024 │ │ │ │ pop {r5, ip, pc} │ │ │ │ @ instruction: 0xf0ce47f0 │ │ │ │ ldrtmi fp, [r8], -fp, ror #29 │ │ │ │ @ instruction: 0xf7ff4641 │ │ │ │ @ instruction: 0xb110f9f1 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ pop {r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x000087f0 │ │ │ │ - andseq lr, sl, sl, lsl #15 │ │ │ │ - eorseq r4, r7, r0, lsl #15 │ │ │ │ + mulseq sl, lr, r6 │ │ │ │ + ldrshteq r4, [r7], -r0 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ @ instruction: 0xf1a06818 │ │ │ │ - blx fecaa158 <__read_chk@plt+0xfec44d84> │ │ │ │ + blx fecaa0e8 <__read_chk@plt+0xfec44d14> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrsbteq r8, [r7], -lr │ │ │ │ + eorseq r8, r7, lr, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec01368 <__read_chk@plt+0xfeb9bf94> │ │ │ │ + bl fec012f8 <__read_chk@plt+0xfeb9bf24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3ae130 <__read_chk@plt+0x348d5c> │ │ │ │ - bmi 3bb9a4 <__read_chk@plt+0x3565d0> │ │ │ │ + blmi 3ae0c0 <__read_chk@plt+0x348cec> │ │ │ │ + bmi 3bb934 <__read_chk@plt+0x356560> │ │ │ │ ldmpl sp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xb12b682b │ │ │ │ ldrmi r4, [r8], -r1, lsr #12 │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ cdplt 0, 10, cr15, cr0, cr14, {6} │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ teqplt r0, r1, asr #19 @ p-variant is OBSOLETE │ │ │ │ strtmi r6, [r1], -fp, lsr #16 │ │ │ │ pop {r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ce4038 │ │ │ │ ldclt 14, cr11, [r8, #-596]! @ 0xfffffdac │ │ │ │ - eorseq r4, r7, r0, lsl r7 │ │ │ │ + eorseq r4, r7, r0, lsl #15 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec013b0 <__read_chk@plt+0xfeb9bfdc> │ │ │ │ + bl fec01340 <__read_chk@plt+0xfeb9bf6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vldmdbmi r2!, {d0-} │ │ │ │ ldcvs 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ ldrbtmi r4, [sp], #-3121 @ 0xfffff3cf │ │ │ │ - bmi d3ce88 <__read_chk@plt+0xcd7ab4> │ │ │ │ + bmi d3ce18 <__read_chk@plt+0xcd7a44> │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r0, r1, r2, r3, r4, r8, sl, fp, sp, pc} │ │ │ │ ldrbtmi pc, [ip], #-2253 @ 0xfffff733 @ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ strtmi r4, [r9], -ip, lsl #12 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ eoreq pc, r0, #34 @ 0x22 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - blx fe866530 <__read_chk@plt+0xfe80115c> │ │ │ │ + blx fe8664c0 <__read_chk@plt+0xfe8010ec> │ │ │ │ stmdbge r2, {r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf1354628 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r1, r2, r8, r9, fp, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3119f893 │ │ │ │ strle r0, [lr, #-1755] @ 0xfffff925 │ │ │ │ - bmi 872214 <__read_chk@plt+0x80ce40> │ │ │ │ + bmi 8721a4 <__read_chk@plt+0x80cdd0> │ │ │ │ ldrbtmi r4, [sl], #-2843 @ 0xfffff4e5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbtcc pc, [ip], #-2269 @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1280300 │ │ │ │ ldcvs 5, cr15, [r0, #52] @ 0x34 │ │ │ │ @ instruction: 0xb12cbd70 │ │ │ │ @ instruction: 0x46204918 │ │ │ │ @ instruction: 0xf7ba4479 │ │ │ │ - biclt lr, r0, lr, ror #29 │ │ │ │ + biclt lr, r0, r6, lsr #30 │ │ │ │ andcs r4, r5, #360448 @ 0x58000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [r2], #-744 @ 0xfffffd18 │ │ │ │ + stcl 7, cr15, [sl], #-744 @ 0xfffffd18 │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ mcr2 0, 6, pc, cr8, cr5, {1} @ │ │ │ │ bicsle r2, fp, r9, ror r8 │ │ │ │ andcs r6, r1, r3, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ stmdbmi fp, {r0, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [sl], {186} @ 0xba │ │ │ │ + mrrc 7, 11, pc, r2, cr10 @ │ │ │ │ @ instruction: 0xf7bae7e6 │ │ │ │ - svclt 0x0000eba0 │ │ │ │ - eorseq r4, r7, r6, asr #13 │ │ │ │ + svclt 0x0000ebd8 │ │ │ │ + eorseq r4, r7, r6, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r7, r0, asr #13 │ │ │ │ + eorseq r4, r7, r0, lsr r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, r7, lr, ror #12 │ │ │ │ - @ instruction: 0x001ad7bc │ │ │ │ - andseq lr, sl, r2, asr r6 │ │ │ │ - andseq lr, sl, lr, asr #12 │ │ │ │ + ldrsbteq r4, [r7], -lr │ │ │ │ + @ instruction: 0x001ad6d0 │ │ │ │ + andseq lr, sl, r6, ror #10 │ │ │ │ + andseq lr, sl, r2, ror #10 │ │ │ │ @ instruction: 0xf7ff2100 │ │ │ │ svclt 0x0000bf81 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strmi fp, [sp], -r5, lsl #1 │ │ │ │ strmi r4, [r4], -r2, lsr #18 │ │ │ │ ldrdhi pc, [r8], pc @ │ │ │ │ ldmib sp, {r1, r3, sp}^ │ │ │ │ ldrbtmi r6, [r9], #-2831 @ 0xfffff4f1 │ │ │ │ @ instruction: 0xf8dd44f8 │ │ │ │ @ instruction: 0x46929038 │ │ │ │ @ instruction: 0xf138461f │ │ │ │ - msrlt LR_usr, fp │ │ │ │ + msrlt LR_usr, r3 │ │ │ │ andle r2, r8, r1, lsl #28 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ usub8mi r8, r9, r0 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi 69e6cc <__read_chk@plt+0x6392f8> │ │ │ │ + blmi 69e65c <__read_chk@plt+0x639288> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldreq r3, [fp, -sp, lsl #2] │ │ │ │ - blmi 59f6b8 <__read_chk@plt+0x53a2e4> │ │ │ │ + blmi 59f648 <__read_chk@plt+0x53a274> │ │ │ │ andvs pc, r3, r8, asr r8 @ │ │ │ │ orrslt r6, fp, r3, lsr r8 │ │ │ │ ldrtmi r4, [fp], -r9, lsr #12 │ │ │ │ andcs r4, r0, r2, asr r6 │ │ │ │ andlt pc, ip, sp, asr #17 │ │ │ │ andeq lr, r1, sp, asr #19 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf0ce9000 │ │ │ │ ldmdavs r1!, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - bllt fe5e8334 <__read_chk@plt+0xfe582f60> │ │ │ │ + bllt fe5e82c4 <__read_chk@plt+0xfe582ef0> │ │ │ │ @ instruction: 0x46204631 │ │ │ │ @ instruction: 0xf8e8f7ff │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ svclt 0x0000e7cc │ │ │ │ - andseq lr, sl, r2, lsr r6 │ │ │ │ - ldrhteq r4, [r7], -r8 │ │ │ │ + andseq lr, sl, r6, asr #10 │ │ │ │ + eorseq r4, r7, r8, lsr #12 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec01560 <__read_chk@plt+0xfeb9c18c> │ │ │ │ + bl fec014f0 <__read_chk@plt+0xfeb9c11c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ strls r9, [r0], #-3078 @ 0xfffff3fa │ │ │ │ strls r9, [r1], #-3079 @ 0xfffff3f9 │ │ │ │ strls r2, [r2], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xff98f7ff │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ @@ -70636,61 +70608,61 @@ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0xf8dfb083 │ │ │ │ strmi r9, [r2], ip, lsr #1 │ │ │ │ ldrbtmi r4, [r9], #1550 @ 0x60e │ │ │ │ stcls 6, cr4, [ip], {21} │ │ │ │ @ instruction: 0x46204698 │ │ │ │ @ instruction: 0xf7bab10c │ │ │ │ - blmi a659d8 <__read_chk@plt+0xa00604> │ │ │ │ + blmi a65a48 <__read_chk@plt+0xa00674> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [sl], -r1, lsl #6 │ │ │ │ svclt 0x00181e23 │ │ │ │ ldmdavs r7, {r0, r8, r9, sp} │ │ │ │ - bl d6ab8 <__read_chk@plt+0x716e4> │ │ │ │ + bl d6a48 <__read_chk@plt+0x71674> │ │ │ │ ldmvs r8!, {r0, r1, r8, r9, fp}^ │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ stc2 0, cr15, [sl, #-824] @ 0xfffffcc8 │ │ │ │ ldmdavc r3!, {r5, r6, r8, ip, sp, pc} │ │ │ │ cmplt fp, r0, lsr r6 │ │ │ │ ldrbmi r6, [r9], #-2105 @ 0xfffff7c7 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr14, cr10, {5} │ │ │ │ - bvc f9885c <__read_chk@plt+0xf33488> │ │ │ │ + mrc 7, 2, APSR_nzcv, cr6, cr10, {5} │ │ │ │ + bvc f987ec <__read_chk@plt+0xf33418> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ andle r4, r5, r3, asr #10 │ │ │ │ svccs 0x0000693f │ │ │ │ andlt sp, r3, r9, ror #3 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stccs 8, cr6, [r0, #-1016] @ 0xfffffc08 │ │ │ │ mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ ldmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blcs c45b0 <__read_chk@plt+0x5f1dc> │ │ │ │ + blcs c4540 <__read_chk@plt+0x5f16c> │ │ │ │ ldmdavs r8, {r0, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf8594b0d │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x310df893 │ │ │ │ strbtle r0, [r4], #1819 @ 0x71b │ │ │ │ andcs r4, r1, #34603008 @ 0x2100000 │ │ │ │ - blx 5e68b6 <__read_chk@plt+0x5814e2> │ │ │ │ + blx 5e6846 <__read_chk@plt+0x581472> │ │ │ │ strmi r9, [r3], -r1, lsl #20 │ │ │ │ rsbsvs r4, r3, r0, asr r6 │ │ │ │ andlt r6, r3, r1, lsl r8 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - bllt 568438 <__read_chk@plt+0x503064> │ │ │ │ - eorseq r4, r7, lr, ror #9 │ │ │ │ + bllt 5683c8 <__read_chk@plt+0x502ff4> │ │ │ │ + eorseq r4, r7, lr, asr r5 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq ce8790 <__read_chk@plt+0xc833bc> │ │ │ │ + bleq ce8720 <__read_chk@plt+0xc8334c> │ │ │ │ stcpl 5, cr15, [r5, #692]! @ 0x2b4 │ │ │ │ addlt r4, r3, lr, lsl r6 │ │ │ │ stccc 8, cr15, [ip], #-892 @ 0xfffffc84 │ │ │ │ adcpl pc, r6, #54525952 @ 0x3400000 │ │ │ │ stcmi 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ @ instruction: 0x46053218 │ │ │ │ smlabteq r7, sp, r9, lr │ │ │ │ @@ -70700,21 +70672,21 @@ │ │ │ │ @ instruction: 0xf505920c │ │ │ │ @ instruction: 0xf8df7a00 │ │ │ │ vfma.f32 d2, d5, d0 │ │ │ │ ldrbtmi r3, [sl], #-1426 @ 0xfffffa6e │ │ │ │ andcs r5, r5, #13828096 @ 0xd30000 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blne fffe8824 <__read_chk@plt+0xfff83450> │ │ │ │ + blne fffe87b4 <__read_chk@plt+0xfff833e0> │ │ │ │ ldrbtmi r9, [r9], #-1033 @ 0xfffffbf7 │ │ │ │ - b 68398 <__read_chk@plt+0x2fc4> │ │ │ │ - blne ffde8830 <__read_chk@plt+0xffd8345c> │ │ │ │ + bl e68328 <__read_chk@plt+0xe02f54> │ │ │ │ + blne ffde87c0 <__read_chk@plt+0xffd833ec> │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - b ffe683a8 <__read_chk@plt+0xffe02fd4> │ │ │ │ + bl c68338 <__read_chk@plt+0xc02f64> │ │ │ │ @ instruction: 0xf8d54680 │ │ │ │ stmdacs r0, {r1, r2, r4} │ │ │ │ subshi pc, r7, #0 │ │ │ │ @ instruction: 0xf85af138 │ │ │ │ @ instruction: 0xf8df990c │ │ │ │ ldrbtmi r3, [fp], #-3032 @ 0xfffff428 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @@ -70723,16 +70695,16 @@ │ │ │ │ smlabtcs r3, sp, r9, lr │ │ │ │ adcpl pc, r6, #54525952 @ 0x3400000 │ │ │ │ stmib sp, {r4, r9, ip, sp}^ │ │ │ │ strls r3, [r0, #-1] │ │ │ │ @ instruction: 0xf8df4653 │ │ │ │ @ instruction: 0x20091bbc │ │ │ │ ldrbtmi r6, [r9], #-2066 @ 0xfffff7ee │ │ │ │ - stc2l 1, cr15, [r6, #-224] @ 0xffffff20 │ │ │ │ - blcc fece8884 <__read_chk@plt+0xfec834b0> │ │ │ │ + stc2l 1, cr15, [lr], #224 @ 0xe0 │ │ │ │ + blcc fece8814 <__read_chk@plt+0xfec83440> │ │ │ │ ldmpl r3, {r0, r3, r9, fp, ip, pc}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addne pc, r0, #13828096 @ 0xd30000 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ addne pc, r0, r2, asr #7 │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, ip, pc} │ │ │ │ @@ -70753,80 +70725,80 @@ │ │ │ │ ldrdcc pc, [r4, #-134]! @ 0xffffff7a │ │ │ │ svclt 0x004405d9 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ msrcc SPSR_s, r6, asr #17 │ │ │ │ @ instruction: 0xf50d9907 │ │ │ │ @ instruction: 0xf5a76795 │ │ │ │ ldmdage sl, {r0, r1, r3, r7, r9, sp, lr} │ │ │ │ - bleq e66b8 <__read_chk@plt+0x812e4> │ │ │ │ + bleq e6648 <__read_chk@plt+0x81274> │ │ │ │ @ instruction: 0xf8919006 │ │ │ │ @ instruction: 0xf8c23100 │ │ │ │ @ instruction: 0xf501b000 │ │ │ │ tstls sl, r0, lsl #5 │ │ │ │ - blcs cedb8 <__read_chk@plt+0x699e4> │ │ │ │ + blcs ced48 <__read_chk@plt+0x69974> │ │ │ │ strbthi pc, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ vstrls s18, [r6, #-28] @ 0xffffffe4 │ │ │ │ cmnlt sl, fp, rrx │ │ │ │ - blne 7e891c <__read_chk@plt+0x783548> │ │ │ │ + blne 7e88ac <__read_chk@plt+0x7834d8> │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - ldc2l 1, cr15, [r4], #224 @ 0xe0 │ │ │ │ + ldc2 1, cr15, [ip], {56} @ 0x38 │ │ │ │ teqlt fp, fp, ror #16 │ │ │ │ @ instruction: 0xb12a68aa │ │ │ │ - blne 3e8930 <__read_chk@plt+0x38355c> │ │ │ │ + blne 3e88c0 <__read_chk@plt+0x3834ec> │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - stc2l 1, cr15, [sl], #224 @ 0xe0 │ │ │ │ + ldc2 1, cr15, [r2], {56} @ 0x38 │ │ │ │ adcpl pc, r6, #54525952 @ 0x3400000 │ │ │ │ andscc r9, r0, #12, 22 @ 0x3000 │ │ │ │ tstmi r3, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0xf040930d │ │ │ │ - blls 28ad5c <__read_chk@plt+0x225988> │ │ │ │ + blls 28acec <__read_chk@plt+0x225918> │ │ │ │ andcc pc, r0, #9633792 @ 0x930000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals r8, {r1, r2, r4, r6, r7, r9, pc} │ │ │ │ subcs r4, r1, #84934656 @ 0x5100000 │ │ │ │ - stcl 7, cr15, [r4, #-744]! @ 0xfffffd18 │ │ │ │ + ldc 7, cr15, [ip, #744] @ 0x2e8 │ │ │ │ andcs r9, r0, #8, 18 @ 0x20000 │ │ │ │ - bcc ff6e8968 <__read_chk@plt+0xff683594> │ │ │ │ + bcc ff6e88f8 <__read_chk@plt+0xff683524> │ │ │ │ subcs pc, r0, r1, lsl #17 │ │ │ │ @ instruction: 0xf8529a09 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ - blcs b660c <__read_chk@plt+0x51238> │ │ │ │ + blcs b659c <__read_chk@plt+0x511c8> │ │ │ │ ldrhi pc, [r2, #0]! │ │ │ │ ldrdls pc, [r8], -sp @ │ │ │ │ ssatmi r4, #1, ip, asr #12 │ │ │ │ @ instruction: 0xf8582500 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ mvnhi pc, r0 │ │ │ │ @ instruction: 0xf1334649 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mvnhi pc, r0 │ │ │ │ stccs 5, cr3, [r4, #-4] │ │ │ │ @ instruction: 0xf8d4d1f1 │ │ │ │ @ instruction: 0xf504316c │ │ │ │ - blcs c7900 <__read_chk@plt+0x6252c> │ │ │ │ + blcs c7890 <__read_chk@plt+0x624bc> │ │ │ │ @ instruction: 0xf8d6d1e9 │ │ │ │ - blcs b6bb8 <__read_chk@plt+0x517e4> │ │ │ │ + blcs b6b48 <__read_chk@plt+0x51774> │ │ │ │ subshi pc, r9, #0 │ │ │ │ - bcc fe2e89bc <__read_chk@plt+0xfe2835e8> │ │ │ │ + bcc fe2e894c <__read_chk@plt+0xfe283578> │ │ │ │ stmdbls r8, {r0, r3, r9, fp, ip, pc} │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf8df9b07 │ │ │ │ strbmi r2, [r0], -r0, lsl #21 │ │ │ │ @ instruction: 0x33acf8b3 │ │ │ │ andls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ - blcc d0e78 <__read_chk@plt+0x6baa4> │ │ │ │ + blcc d0e08 <__read_chk@plt+0x6ba34> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xff18f0ce │ │ │ │ @ instruction: 0xf8d89b0b │ │ │ │ ldmdavs fp, {ip} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adceq pc, ip, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf9f2f7ff │ │ │ │ - blcs d12b4 <__read_chk@plt+0x6bee0> │ │ │ │ + blcs d1244 <__read_chk@plt+0x6be70> │ │ │ │ ldrhi pc, [r5] │ │ │ │ orrvs pc, fp, #700448768 @ 0x29c00000 │ │ │ │ andsls r2, r0, #0, 4 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldmdavs fp, {r1, r4, r9, ip, pc} │ │ │ │ andcs r9, r0, #8, 18 @ 0x20000 │ │ │ │ subcs pc, r0, r1, lsl #17 │ │ │ │ @@ -70834,148 +70806,148 @@ │ │ │ │ ldrdeq pc, [ip, #-134] @ 0xffffff7a │ │ │ │ @ instruction: 0xf8d6900f │ │ │ │ andsls r0, r1, r8, asr r1 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8c68355 │ │ │ │ andls r2, lr, #96, 2 │ │ │ │ ldmdami r4, {r0, r1, r2, r5, r7, r9, ip, sp, lr, pc}^ │ │ │ │ - bvs fe367d5c <__read_chk@plt+0xfe302988> │ │ │ │ + bvs fe367cec <__read_chk@plt+0xfe302918> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andls pc, r0, r8, asr #17 │ │ │ │ andls pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r2, r4, r6, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ vrsra.s32 q4, q0, #25 │ │ │ │ ldrmi r4, [r8], -r4, asr #10 │ │ │ │ movwls r2, #53505 @ 0xd101 │ │ │ │ @ instruction: 0xf7ba602b │ │ │ │ - blls 425f04 <__read_chk@plt+0x3c0b30> │ │ │ │ + blls 425f74 <__read_chk@plt+0x3c0ba0> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strmi r8, [r3], -r2, lsr #9 │ │ │ │ - blls 128704 <__read_chk@plt+0xc3330> │ │ │ │ + blls 128694 <__read_chk@plt+0xc32c0> │ │ │ │ movwls r6, #55336 @ 0xd828 │ │ │ │ - stc2l 1, cr15, [r2, #352]! @ 0x160 │ │ │ │ + stc2 1, cr15, [sl, #352] @ 0x160 │ │ │ │ tstcs r1, sp, lsl #22 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ eorvs r4, fp, r8, lsl r6 │ │ │ │ - ldcl 7, cr15, [r2, #744]! @ 0x2e8 │ │ │ │ + mcr 7, 1, pc, cr10, cr10, {5} @ │ │ │ │ stmdacs r0, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ strhi pc, [r1], #-0 │ │ │ │ @ instruction: 0xf8034603 │ │ │ │ stmdavs r8!, {r0, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf158930d │ │ │ │ - blls 429e64 <__read_chk@plt+0x3c4a90> │ │ │ │ + blls 429c94 <__read_chk@plt+0x3c48c0> │ │ │ │ eorvs r2, fp, sl, lsl #4 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ - blls 23bf94 <__read_chk@plt+0x1d6bc0> │ │ │ │ + blls 23bf24 <__read_chk@plt+0x1d6b50> │ │ │ │ @ instruction: 0xf7b91f19 │ │ │ │ - andls lr, sp, r0, ror #24 │ │ │ │ + mulls sp, r8, ip │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8d8853d │ │ │ │ - blcs b6748 <__read_chk@plt+0x51374> │ │ │ │ + blcs b66d8 <__read_chk@plt+0x51304> │ │ │ │ tstphi r2, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs c87bc <__read_chk@plt+0x633e8> │ │ │ │ + blcs c874c <__read_chk@plt+0x63378> │ │ │ │ ldrbthi pc, [sp], #-0 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #1007 @ 0x3ef │ │ │ │ - blls 24f398 <__read_chk@plt+0x1e9fc4> │ │ │ │ + blls 24f328 <__read_chk@plt+0x1e9f54> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx 1a66c68 <__read_chk@plt+0x1a01894> │ │ │ │ + blx 466bf8 <__read_chk@plt+0x401824> │ │ │ │ cmppmi r4, #1879048202 @ p-variant is OBSOLETE @ 0x7000000a │ │ │ │ - blcs c47e0 <__read_chk@plt+0x5f40c> │ │ │ │ + blcs c4770 <__read_chk@plt+0x5f39c> │ │ │ │ movwhi pc, #12288 @ 0x3000 @ │ │ │ │ @ instruction: 0x315cf896 │ │ │ │ @ instruction: 0xf10007da │ │ │ │ stmdals lr, {r0, r3, r8, r9, pc} │ │ │ │ cmppmi r4, #1879048202 @ p-variant is OBSOLETE @ 0x7000000a │ │ │ │ - bvs fe367e28 <__read_chk@plt+0xfe302a54> │ │ │ │ + bvs fe367db8 <__read_chk@plt+0xfe3029e4> │ │ │ │ @ instruction: 0xf8da681d │ │ │ │ stmdacs r0, {ip, pc} │ │ │ │ cmnphi r8, #0 @ p-variant is OBSOLETE │ │ │ │ strtmi fp, [r9], -sp, asr #2 │ │ │ │ - ldc 7, cr15, [sl], #-744 @ 0xfffffd18 │ │ │ │ + ldcl 7, cr15, [r2], #-744 @ 0xfffffd18 │ │ │ │ orrlt r4, r8, r2, lsl #13 │ │ │ │ @ instruction: 0xf1a39b06 │ │ │ │ @ instruction: 0xf13f0014 │ │ │ │ - vstrls s30, [lr, #-276] @ 0xfffffeec │ │ │ │ - beq 1268f0 <__read_chk@plt+0xc151c> │ │ │ │ + @ instruction: 0x9d0ef9ed │ │ │ │ + beq 126880 <__read_chk@plt+0xc14ac> │ │ │ │ @ instruction: 0xf1584628 │ │ │ │ - vqdmull.s32 , d23, d5 │ │ │ │ + vqdmull.s32 , d7, d29 │ │ │ │ andsvs r4, r8, r4, asr r3 │ │ │ │ orrvs pc, sl, #700448768 @ 0x29c00000 │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ mvnlt r9, pc, lsl #16 │ │ │ │ orrvs pc, sl, #700448768 @ 0x29c00000 │ │ │ │ teqlt r9, r9, lsl r8 │ │ │ │ - ldc 7, cr15, [lr], {186} @ 0xba │ │ │ │ - blls 256e7c <__read_chk@plt+0x1f1aa8> │ │ │ │ + mrrc 7, 11, pc, r6, cr10 @ │ │ │ │ + blls 256e0c <__read_chk@plt+0x1f1a38> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx b66ce0 <__read_chk@plt+0xb0190c> │ │ │ │ + @ instruction: 0xf9d2f13f │ │ │ │ ldrsbthi pc, [ip], -sp @ │ │ │ │ - beq 126928 <__read_chk@plt+0xc1554> │ │ │ │ + beq 1268b8 <__read_chk@plt+0xc14e4> │ │ │ │ strbmi r4, [r1], r0, asr #12 │ │ │ │ - stc2l 1, cr15, [r8, #-352]! @ 0xfffffea0 │ │ │ │ + ldc2 1, cr15, [r0, #-352] @ 0xfffffea0 │ │ │ │ movwls r9, #56081 @ 0xdb11 │ │ │ │ cmppmi r4, #1879048202 @ p-variant is OBSOLETE @ 0x7000000a │ │ │ │ @ instruction: 0xf5a7681d │ │ │ │ @ instruction: 0xf8c3638a │ │ │ │ - blls 4ca808 <__read_chk@plt+0x465434> │ │ │ │ + blls 4ca798 <__read_chk@plt+0x4653c4> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 40b458 <__read_chk@plt+0x3a6084> │ │ │ │ + blls 40b3e8 <__read_chk@plt+0x3a6014> │ │ │ │ @ instruction: 0xf8c663b5 │ │ │ │ @ instruction: 0xf8c6914c │ │ │ │ @ instruction: 0xf5a73158 │ │ │ │ ldmdavs fp, {r0, r1, r3, r7, r8, r9, sp, lr} │ │ │ │ - blls 256cb0 <__read_chk@plt+0x1f18dc> │ │ │ │ + blls 256c40 <__read_chk@plt+0x1f186c> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ - blx 266d28 <__read_chk@plt+0x201954> │ │ │ │ + @ instruction: 0xf9aef13f │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blls 41ea2c <__read_chk@plt+0x3b9658> │ │ │ │ + blls 41e9bc <__read_chk@plt+0x3b95e8> │ │ │ │ movwls sl, #3113 @ 0xc29 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldmcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf7ba447b │ │ │ │ - andcs lr, r0, #43520 @ 0xaa00 │ │ │ │ + andcs lr, r0, #57856 @ 0xe200 │ │ │ │ stccs 8, cr15, [r5], {7} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strtmi r8, [r8], -ip, ror #7 │ │ │ │ - bl ce8744 <__read_chk@plt+0xc83370> │ │ │ │ + bl 1ae86d4 <__read_chk@plt+0x1a83300> │ │ │ │ @ instruction: 0xf1b91cc6 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ strbmi r8, [r8], -r0, ror #7 │ │ │ │ - bl ae8754 <__read_chk@plt+0xa83380> │ │ │ │ + bl 18e86e4 <__read_chk@plt+0x1883310> │ │ │ │ strtmi r4, [r0], -r6, lsl #8 │ │ │ │ strvs pc, [fp], #1447 @ 0x5a7 │ │ │ │ - bl 968760 <__read_chk@plt+0x90338c> │ │ │ │ + bl 17686f0 <__read_chk@plt+0x170331c> │ │ │ │ @ instruction: 0xf13f4430 │ │ │ │ - blls 4295d4 <__read_chk@plt+0x3c4200> │ │ │ │ + blls 429404 <__read_chk@plt+0x3c4030> │ │ │ │ tstcs r1, r4, lsl #6 │ │ │ │ stmdacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strls r4, [r0, #-1147] @ 0xfffffb85 │ │ │ │ tstls r3, r0, lsr #32 │ │ │ │ @ instruction: 0xf7ba9101 │ │ │ │ - blls 3a5aa0 <__read_chk@plt+0x3406cc> │ │ │ │ + blls 3a5b10 <__read_chk@plt+0x34073c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133119 │ │ │ │ tstle lr, r8, lsl #6 │ │ │ │ ldmdacs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r1!, {r0, r3, fp, ip, pc} │ │ │ │ stmpl r2, {r2, r3, sl, fp, ip, pc} │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ ldrmi r9, [r0], -r7, lsl #22 │ │ │ │ andls r9, r9, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xf8b34622 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blcc c36d8 <__read_chk@plt+0x5e304> │ │ │ │ + blcc c3668 <__read_chk@plt+0x5e294> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ stccs 7, cr3, [r0], {252} @ 0xfc │ │ │ │ strtmi fp, [sl], -r8, lsl #30 │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ @ instruction: 0xf0ce9b06 │ │ │ │ @ instruction: 0xf8dffbc9 │ │ │ │ @@ -70983,17 +70955,17 @@ │ │ │ │ cmplt r3, fp, asr r8 │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2119f893 │ │ │ │ @ instruction: 0xf14006d4 │ │ │ │ @ instruction: 0xf5a782d9 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r7, r8, r9, sl, sp, lr} │ │ │ │ - blls 256da0 <__read_chk@plt+0x1f19cc> │ │ │ │ + blls 256d30 <__read_chk@plt+0x1f195c> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf98ef13f │ │ │ │ + @ instruction: 0xf936f13f │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210df893 │ │ │ │ addeq pc, r0, #34 @ 0x22 │ │ │ │ smlabbcs sp, r3, r8, pc @ │ │ │ │ sbfxcs pc, pc, #17, #13 │ │ │ │ @ instruction: 0x51a5f50d │ │ │ │ @@ -71019,34 +70991,34 @@ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ @ instruction: 0xf8dfadaa │ │ │ │ ldrbtmi r2, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ str r4, [r7, #1553]! @ 0x611 │ │ │ │ @ instruction: 0x372cf8df │ │ │ │ @ instruction: 0xf8529a09 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ - blcs b69b4 <__read_chk@plt+0x515e0> │ │ │ │ + blcs b6944 <__read_chk@plt+0x51570> │ │ │ │ mcrge 4, 1, pc, cr12, cr15, {3} @ │ │ │ │ ldrdcc pc, [r0, #-134]! @ 0xffffff7a │ │ │ │ @ instruction: 0xf8dfb1eb │ │ │ │ - bls 2f8614 <__read_chk@plt+0x293240> │ │ │ │ + bls 2f85a4 <__read_chk@plt+0x2931d0> │ │ │ │ ldmpl r4, {r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df9b07 │ │ │ │ @ instruction: 0x46202730 │ │ │ │ @ instruction: 0x33acf8b3 │ │ │ │ andls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ - blcc d11e8 <__read_chk@plt+0x6be14> │ │ │ │ + blcc d1178 <__read_chk@plt+0x6bda4> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ stc2l 0, cr15, [r0, #-824]! @ 0xfffffcc8 │ │ │ │ stmdavs r1!, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7ff02ac │ │ │ │ @ instruction: 0x465cf83b │ │ │ │ - bl 1e4318 <__read_chk@plt+0x17ef44> │ │ │ │ + bl 1e42a8 <__read_chk@plt+0x17eed4> │ │ │ │ stmdavs fp!, {r0, r2, r7, r8, sl}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf5a7ae16 │ │ │ │ stmdavs r0!, {r0, r3, r7, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf0679908 │ │ │ │ @ instruction: 0xf8caffdd │ │ │ │ stmdacs r0, {} @ │ │ │ │ @@ -71068,21 +71040,21 @@ │ │ │ │ adcshi pc, pc, r0 │ │ │ │ @ instruction: 0xf1334621 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, r9, r0 │ │ │ │ cdpcs 6, 0, cr3, cr4, cr1, {0} │ │ │ │ @ instruction: 0xf8dbd1f1 │ │ │ │ @ instruction: 0xf50b316c │ │ │ │ - blcs c9938 <__read_chk@plt+0x64564> │ │ │ │ + blcs c98c8 <__read_chk@plt+0x644f4> │ │ │ │ svcls 0x000ed1e9 │ │ │ │ pkhtbne pc, r8, pc, asr #17 @ │ │ │ │ strvs pc, [r9, r7, lsr #11] │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ba4479 │ │ │ │ - ldmdavs fp!, {r3, r4, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r4, r6, fp, sp, lr, pc} │ │ │ │ ldmdbvs lr, {r1, r9, sl, lr}^ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mvnhi pc, #0 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ bicshi pc, r6, #0 │ │ │ │ @ instruction: 0x3664f8df │ │ │ │ @ instruction: 0x1664f8df │ │ │ │ @@ -71093,46 +71065,46 @@ │ │ │ │ stmib sp, {r2, r3, r5, r8, fp, ip, lr}^ │ │ │ │ stmdbls sl, {r1, r8, sp, lr} │ │ │ │ andcc lr, r4, sp, asr #19 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - b 1e89b4 <__read_chk@plt+0x1835e0> │ │ │ │ + b fe8944 <__read_chk@plt+0xf83570> │ │ │ │ addmi pc, r0, r4, lsl #10 │ │ │ │ strtmi r2, [r3], -r5, lsl #4 │ │ │ │ strcs r2, [r0], #-259 @ 0xfffffefd │ │ │ │ svcmi 0x00fff880 │ │ │ │ @ instruction: 0xf0584610 │ │ │ │ - blls 26a618 <__read_chk@plt+0x205244> │ │ │ │ + blls 26a5a8 <__read_chk@plt+0x2051d4> │ │ │ │ andeq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xff1af157 │ │ │ │ - blls 424770 <__read_chk@plt+0x3bf39c> │ │ │ │ + mcr2 1, 6, pc, cr2, cr7, {2} @ │ │ │ │ + blls 424700 <__read_chk@plt+0x3bf32c> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dfadc7 │ │ │ │ - bls 2f823c <__read_chk@plt+0x292e68> │ │ │ │ + bls 2f81cc <__read_chk@plt+0x292df8> │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ tstls r0, #0, 6 │ │ │ │ @ instruction: 0xf8d89b06 │ │ │ │ movwls r0, #53248 @ 0xd000 │ │ │ │ - bls 2d172c <__read_chk@plt+0x26c358> │ │ │ │ + bls 2d16bc <__read_chk@plt+0x26c2e8> │ │ │ │ @ instruction: 0x33acf8b3 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ svclt 0x00183b00 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ strbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0xf1a39b06 │ │ │ │ - blls 3ed390 <__read_chk@plt+0x387fbc> │ │ │ │ + blls 3ed320 <__read_chk@plt+0x387f4c> │ │ │ │ @ instruction: 0xf0ce4651 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andhi pc, r3, #0 │ │ │ │ ldrbne pc, [r0, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - blx 9e7028 <__read_chk@plt+0x981c54> │ │ │ │ + @ instruction: 0xf9ccf138 │ │ │ │ stmdbls pc, {r0, r1, r3, r8, r9, fp, ip, pc} @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vqadd.u32 q9, , q10 │ │ │ │ @ instruction: 0xf8831286 │ │ │ │ @ instruction: 0xf89320f4 │ │ │ │ @ instruction: 0xf022210d │ │ │ │ @@ -71140,54 +71112,54 @@ │ │ │ │ @ instruction: 0xf5a7210d │ │ │ │ ldmdavs fp, {r0, r1, r3, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r0, r1, r4, r6, r9, pc} │ │ │ │ svclt 0x000c2a00 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ andsls r2, r2, #268435456 @ 0x10000000 │ │ │ │ - blls 3641a0 <__read_chk@plt+0x2fedcc> │ │ │ │ + blls 364130 <__read_chk@plt+0x2fed5c> │ │ │ │ mcrrmi 2, 10, pc, ip, cr7 @ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf8df0e40 │ │ │ │ vst3.32 {d19,d21,d23}, [pc], r0 │ │ │ │ strls r5, [r0], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xf8cd1f3c │ │ │ │ ldrbtmi r8, [fp], #-8 │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ and pc, r0, ip, asr #17 │ │ │ │ - b ffe68a98 <__read_chk@plt+0xffe036c4> │ │ │ │ - bls 4117cc <__read_chk@plt+0x3ac3f8> │ │ │ │ - blcc 3bc4dc <__read_chk@plt+0x357108> │ │ │ │ + bl c68a28 <__read_chk@plt+0xc03654> │ │ │ │ + bls 41175c <__read_chk@plt+0x3ac388> │ │ │ │ + blcc 3bc46c <__read_chk@plt+0x357098> │ │ │ │ movwls r9, #14344 @ 0x3808 │ │ │ │ strls r2, [r0], #-833 @ 0xfffffcbf │ │ │ │ andcs lr, r1, #3358720 @ 0x334000 │ │ │ │ - mcr2 1, 2, pc, cr10, cr10, {1} @ │ │ │ │ - bl 3a3ffc <__read_chk@plt+0x33ec28> │ │ │ │ + ldc2l 1, cr15, [r2, #232]! @ 0xe8 │ │ │ │ + bl 3a3f8c <__read_chk@plt+0x33ebb8> │ │ │ │ ldmdavs r3!, {r1, r2, r7, r9, sl}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dbaf44 │ │ │ │ @ instruction: 0xf8db3094 │ │ │ │ - blcs aeed0 <__read_chk@plt+0x49afc> │ │ │ │ + blcs aee60 <__read_chk@plt+0x49a8c> │ │ │ │ adcshi pc, pc, r0 │ │ │ │ svclt 0x00182900 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8da4629 │ │ │ │ ldmdbvs r8, {ip, sp}^ │ │ │ │ - blx 1d670c8 <__read_chk@plt+0x1d01cf4> │ │ │ │ + blx 1d67058 <__read_chk@plt+0x1d01c84> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrbmi sl, [ip], -lr, lsr #30 │ │ │ │ svcls 0x000e9e11 │ │ │ │ ldrdlt pc, [r8], #-141 @ 0xffffff73 │ │ │ │ - blcs c4d9c <__read_chk@plt+0x5f9c8> │ │ │ │ + blcs c4d2c <__read_chk@plt+0x5f958> │ │ │ │ svcge 0x002cf43f │ │ │ │ @ instruction: 0xf5a79b06 │ │ │ │ @ instruction: 0xf1a36886 │ │ │ │ @ instruction: 0xf1570008 │ │ │ │ - bls 2aa620 <__read_chk@plt+0x24524c> │ │ │ │ + bls 2aa450 <__read_chk@plt+0x24507c> │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0x3100f892 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf04f8164 │ │ │ │ @ instruction: 0xf1090900 │ │ │ │ @ instruction: 0xf1040a01 │ │ │ │ @ instruction: 0x46d00310 │ │ │ │ @@ -71197,72 +71169,72 @@ │ │ │ │ stmib sp, {r1, r2, r7, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8543411 │ │ │ │ svccs 0x00007f04 │ │ │ │ sbcshi pc, r9, #0 │ │ │ │ strcs r9, [r0, #-3598] @ 0xfffff1f2 │ │ │ │ teqlt r8, r0, lsr r8 │ │ │ │ @ instruction: 0xf7ba4639 │ │ │ │ - @ instruction: 0xb118e9d6 │ │ │ │ + tstlt r8, lr, lsl #20 │ │ │ │ strcc r3, [r8], -r1, lsl #10 │ │ │ │ ldclle 5, cr4, [r5, #308]! @ 0x134 │ │ │ │ strmi r4, [r8, #1600]! @ 0x640 │ │ │ │ - blls 51f098 <__read_chk@plt+0x4b9cc4> │ │ │ │ + blls 51f028 <__read_chk@plt+0x4b9c54> │ │ │ │ andeq pc, r2, r9, lsl #2 │ │ │ │ @ instruction: 0xf84346c1 │ │ │ │ @ instruction: 0xf1087038 │ │ │ │ - blls 4acc90 <__read_chk@plt+0x4478bc> │ │ │ │ + blls 4acc20 <__read_chk@plt+0x44784c> │ │ │ │ mvnle r4, r3, lsr #5 │ │ │ │ @ instruction: 0x4612e9dd │ │ │ │ @ instruction: 0x46c24657 │ │ │ │ @ instruction: 0xf04f9b0e │ │ │ │ @ instruction: 0xf04f0800 │ │ │ │ - bl 16d0a4 <__read_chk@plt+0x107cd0> │ │ │ │ - bl 16afa8 <__read_chk@plt+0x105bd4> │ │ │ │ + bl 16d034 <__read_chk@plt+0x107c60> │ │ │ │ + bl 16af38 <__read_chk@plt+0x105b64> │ │ │ │ stmib r0, {r1, r3, r6, r7, r9}^ │ │ │ │ @ instruction: 0xf8428900 │ │ │ │ - bcc 2b5cc4 <__read_chk@plt+0x2508f0> │ │ │ │ + bcc 2b5c54 <__read_chk@plt+0x250880> │ │ │ │ @ instruction: 0xd1fa4293 │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ addpl pc, r6, r0, lsl #10 │ │ │ │ @ instruction: 0xf14a300c │ │ │ │ - @ instruction: 0xf8d4feb3 │ │ │ │ + @ instruction: 0xf8d4fe5b │ │ │ │ stmdacs r0, {r4, r6, r8} │ │ │ │ msrhi CPSR_x, r0 │ │ │ │ @ instruction: 0xf8df9d0b │ │ │ │ @ instruction: 0xf8d51444 │ │ │ │ ldrbtmi r8, [r9], #-0 │ │ │ │ @ instruction: 0xffdaf7fa │ │ │ │ @ instruction: 0xf508682b │ │ │ │ @ instruction: 0x21a65880 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ sbceq pc, ip, r8, asr #17 │ │ │ │ @ instruction: 0xf8d32000 │ │ │ │ @ instruction: 0xf15420cc │ │ │ │ - @ instruction: 0xf8d6fdc5 │ │ │ │ + @ instruction: 0xf8d6fd6d │ │ │ │ cdpvs 1, 11, cr3, cr2, cr0, {3} │ │ │ │ - blcs c478c <__read_chk@plt+0x5f3b8> │ │ │ │ + blcs c471c <__read_chk@plt+0x5f348> │ │ │ │ sbchi pc, fp, r0 │ │ │ │ - bls 2fdcc8 <__read_chk@plt+0x2988f4> │ │ │ │ + bls 2fdc58 <__read_chk@plt+0x298884> │ │ │ │ @ instruction: 0xf8529908 │ │ │ │ - blls 28ad20 <__read_chk@plt+0x22594c> │ │ │ │ + blls 28acb0 <__read_chk@plt+0x2258dc> │ │ │ │ strcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8b34640 │ │ │ │ ldrbtmi r3, [sl], #-940 @ 0xfffffc54 │ │ │ │ vst1.8 {d9-d12}, [r3], r0 │ │ │ │ - bls 443b2c <__read_chk@plt+0x3de758> │ │ │ │ + bls 443abc <__read_chk@plt+0x3de6e8> │ │ │ │ svclt 0x00183b00 │ │ │ │ @ instruction: 0xf0ce2301 │ │ │ │ - blls 3a9c00 <__read_chk@plt+0x34482c> │ │ │ │ + blls 3a9b90 <__read_chk@plt+0x3447bc> │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7fe02ac │ │ │ │ - blls 42a77c <__read_chk@plt+0x3c53a8> │ │ │ │ + blls 42a70c <__read_chk@plt+0x3c5338> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 44b554 <__read_chk@plt+0x3e6180> │ │ │ │ + blls 44b4e4 <__read_chk@plt+0x3e6110> │ │ │ │ movwcs r9, #4877 @ 0x130d │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xe6d79310 │ │ │ │ andls r6, lr, #182272 @ 0x2c800 │ │ │ │ stmdbcs r0, {r1, r3, r5, r7, sl, sp, lr, pc} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr11, cr15, {1} │ │ │ │ @ instruction: 0xf1089910 │ │ │ │ @@ -71284,120 +71256,120 @@ │ │ │ │ @ instruction: 0xf85a2500 │ │ │ │ mvnlt r0, r4, lsl #30 │ │ │ │ @ instruction: 0xf1334649 │ │ │ │ @ instruction: 0xb1c0f995 │ │ │ │ stccs 5, cr3, [r4, #-4] │ │ │ │ @ instruction: 0xf8dbd1f5 │ │ │ │ @ instruction: 0xf50b3168 │ │ │ │ - blcs c9c98 <__read_chk@plt+0x648c4> │ │ │ │ + blcs c9c28 <__read_chk@plt+0x64854> │ │ │ │ @ instruction: 0xf1b8d1ed │ │ │ │ @ instruction: 0xf77f0f01 │ │ │ │ stmdals sl, {r3, r4, r6, r7, sl, fp, sp, pc} │ │ │ │ ldc2l 7, cr15, [sl, #-1000] @ 0xfffffc18 │ │ │ │ @ instruction: 0x46049b10 │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ - bl 3a4118 <__read_chk@plt+0x33ed44> │ │ │ │ + bl 3a40a8 <__read_chk@plt+0x33ecd4> │ │ │ │ stmdavs fp!, {r0, r2, r7, r8, sl}^ │ │ │ │ rscle r2, r4, r0, lsl #22 │ │ │ │ @ instruction: 0x3094f8db │ │ │ │ @ instruction: 0xf8dbb163 │ │ │ │ ldrbeq r3, [fp], r4, ror #2 │ │ │ │ @ instruction: 0xf8dbd508 │ │ │ │ @ instruction: 0xf50b3168 │ │ │ │ @ instruction: 0xf1087bb4 │ │ │ │ - blcs ace14 <__read_chk@plt+0x47a40> │ │ │ │ + blcs acda4 <__read_chk@plt+0x479d0> │ │ │ │ ldrb sp, [sl, r9, asr #3] │ │ │ │ ldrsbtcc pc, [ip], fp @ │ │ │ │ sbcsle r2, r0, r0, lsl #22 │ │ │ │ ldrdcc pc, [r4, #-139]! @ 0xffffff75 │ │ │ │ strbtle r0, [lr], #2013 @ 0x7dd │ │ │ │ ldrdcc pc, [r8, #-139]! @ 0xffffff75 │ │ │ │ - blvc fede8258 <__read_chk@plt+0xfed82e84> │ │ │ │ + blvc fede81e8 <__read_chk@plt+0xfed82e14> │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ - blls 424d60 <__read_chk@plt+0x3bf98c> │ │ │ │ + blls 424cf0 <__read_chk@plt+0x3bf91c> │ │ │ │ @ instruction: 0xf8964621 │ │ │ │ @ instruction: 0x4630215c │ │ │ │ cmppcc r8, r4, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x315cf894 │ │ │ │ @ instruction: 0xf8c463a5 │ │ │ │ vrhadd.u32 , q1, q6 │ │ │ │ @ instruction: 0xf8840300 │ │ │ │ vst4.16 {d19,d21,d23,d25}, [pc :64], ip │ │ │ │ @ instruction: 0xf8d672b4 │ │ │ │ @ instruction: 0xf8c43160 │ │ │ │ - @ instruction: 0xf7b93160 │ │ │ │ - ldrb lr, [sl], #4084 @ 0xff4 │ │ │ │ + @ instruction: 0xf7ba3160 │ │ │ │ + ldrb lr, [sl], #2092 @ 0x82c │ │ │ │ stmdals r7, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf93af133 │ │ │ │ strmi r9, [r3], -r6, lsl #26 │ │ │ │ stmdacs r0, {r1, r3, r5, fp, sp, lr} │ │ │ │ - blge fe4a7f74 <__read_chk@plt+0xfe442ba0> │ │ │ │ + blge fe4a7f04 <__read_chk@plt+0xfe442b30> │ │ │ │ adcvs r9, fp, sl, lsl #22 │ │ │ │ movweq pc, #33029 @ 0x8105 @ │ │ │ │ andlt pc, ip, r5, asr #17 │ │ │ │ - bllt fe2a8e84 <__read_chk@plt+0xfe243ab0> │ │ │ │ + bllt fe2a8e14 <__read_chk@plt+0xfe243a40> │ │ │ │ @ instruction: 0xf50db135 │ │ │ │ tstcc r0, #-1744830462 @ 0x98000002 │ │ │ │ - blcs c4f00 <__read_chk@plt+0x5fb2c> │ │ │ │ + blcs c4e90 <__read_chk@plt+0x5fabc> │ │ │ │ rschi pc, r9, r0, lsl #6 │ │ │ │ ldrsbtge pc, [r8], -sp @ │ │ │ │ - blls 4240f0 <__read_chk@plt+0x3bed1c> │ │ │ │ + blls 424080 <__read_chk@plt+0x3becac> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 44b3fc <__read_chk@plt+0x3e6028> │ │ │ │ - blmi fe28fae0 <__read_chk@plt+0xfe22a70c> │ │ │ │ + blls 44b38c <__read_chk@plt+0x3e5fb8> │ │ │ │ + blmi fe28fa70 <__read_chk@plt+0xfe22a69c> │ │ │ │ @ instruction: 0xf8529a09 │ │ │ │ movwcs r8, #4099 @ 0x1003 │ │ │ │ @ instruction: 0xf8d89310 │ │ │ │ strt r0, [r7], -r0 │ │ │ │ - bls 3d12e0 <__read_chk@plt+0x36bf0c> │ │ │ │ + bls 3d1270 <__read_chk@plt+0x36be9c> │ │ │ │ adceq pc, ip, #13828096 @ 0xd30000 │ │ │ │ svclt 0x00082a00 │ │ │ │ stmdbls r7, {r1, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf8b19b12 │ │ │ │ movwcc r1, #5036 @ 0x13ac │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ vst2.8 {d9-d12}, [r1], r1 │ │ │ │ - blcc c3ce4 <__read_chk@plt+0x5e910> │ │ │ │ + blcc c3c74 <__read_chk@plt+0x5e8a0> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf5a79300 │ │ │ │ ldmdavs r9, {r0, r1, r3, r7, r8, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2956 @ 0xfffff474 │ │ │ │ - blls 24fafc <__read_chk@plt+0x1ea728> │ │ │ │ + blls 24fa8c <__read_chk@plt+0x1ea6b8> │ │ │ │ @ instruction: 0xf9d8f7ff │ │ │ │ stcls 5, cr14, [sl, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0x46294610 │ │ │ │ @ instruction: 0xf8eef133 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf04fae94 │ │ │ │ @ instruction: 0xf8c80901 │ │ │ │ ldr r5, [r0], r8 │ │ │ │ ldrbtmi r4, [r8], #-2179 @ 0xfffff77d │ │ │ │ @ instruction: 0x4618e6da │ │ │ │ - @ instruction: 0xf9d2f158 │ │ │ │ + @ instruction: 0xf97af158 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r2, {r2, r3, r5, r6, r8, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdacs r0, {r2, r3, r7, pc} │ │ │ │ ldcge 4, cr15, [r1], {127} @ 0x7f │ │ │ │ movwls r2, #54016 @ 0xd300 │ │ │ │ - blls 3a4bd0 <__read_chk@plt+0x33f7fc> │ │ │ │ + blls 3a4b60 <__read_chk@plt+0x33f78c> │ │ │ │ ldmdbmi r8!, {r1, r3, sp}^ │ │ │ │ ldrbtmi r6, [r9], #-2075 @ 0xfffff7e5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adcpl pc, ip, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8b39b07 │ │ │ │ vst2.32 {d9-d12}, [r9 :128], ip │ │ │ │ @ instruction: 0xf1b96981 │ │ │ │ svclt 0x00180900 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf812f138 │ │ │ │ + @ instruction: 0xffbaf137 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8cd80e3 │ │ │ │ ldrbmi r9, [r1], -r0 │ │ │ │ ldrdls pc, [ip, pc]! @ │ │ │ │ ldrbtmi r9, [r9], #2829 @ 0xb0d │ │ │ │ @ instruction: 0xf8cd9a08 │ │ │ │ @@ -71406,33 +71378,33 @@ │ │ │ │ stclge 4, cr15, [fp, #252]! @ 0xfc │ │ │ │ strbmi r9, [r0], -r7, lsl #26 │ │ │ │ andls pc, ip, sp, asr #17 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrdge pc, [r0], -sp @ │ │ │ │ @ instruction: 0x33acf8b5 │ │ │ │ vst1.16 {d4-d6}, [r3 :64], r2 │ │ │ │ - blcc c3db4 <__read_chk@plt+0x5e9e0> │ │ │ │ + blcc c3d44 <__read_chk@plt+0x5e970> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf5a79300 │ │ │ │ ldmdavs r9, {r0, r1, r3, r7, r8, r9, sp, lr} │ │ │ │ stmib sp, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0ce8801 │ │ │ │ stmdals fp, {r0, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r9, [r1], -r6, lsl #20 │ │ │ │ @ instruction: 0xf5036803 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8cd02ac │ │ │ │ @ instruction: 0xf8b59000 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - bl fed83de8 <__read_chk@plt+0xfed1ea14> │ │ │ │ + bl fed83d78 <__read_chk@plt+0xfed1e9a4> │ │ │ │ svclt 0x00180308 │ │ │ │ @ instruction: 0xf7ff2301 │ │ │ │ ldmdbmi r0, {r0, r1, r2, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - @ instruction: 0xffccf137 │ │ │ │ + @ instruction: 0xff74f137 │ │ │ │ stmdavs r3, {r0, r1, r3, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210df893 │ │ │ │ sbcne pc, r7, #104, 6 @ 0xa0000001 │ │ │ │ smlabbcs sp, r3, r8, pc @ │ │ │ │ @ instruction: 0xf893990f │ │ │ │ vqadd.u32 q9, , q10 │ │ │ │ @@ -71441,170 +71413,170 @@ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7ff9212 │ │ │ │ @ instruction: 0xf8dfbb37 │ │ │ │ ldrbtmi r9, [r9], #268 @ 0x10c │ │ │ │ stclmi 4, cr14, [r2, #-124] @ 0xffffff84 │ │ │ │ ldrbtmi r2, [sp], #-1539 @ 0xfffff9fd │ │ │ │ @ instruction: 0x4618e413 │ │ │ │ - @ instruction: 0xf944f158 │ │ │ │ + @ instruction: 0xf8ecf158 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r0, r2, r4, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 255e5c <__read_chk@plt+0x1f0a88> │ │ │ │ + blls 255dec <__read_chk@plt+0x1f0a18> │ │ │ │ andseq pc, r4, r3, lsr #3 │ │ │ │ - ldc2l 1, cr15, [r0, #248]! @ 0xf8 │ │ │ │ + ldc2 1, cr15, [r8, #248] @ 0xf8 │ │ │ │ orrvs pc, sl, #700448768 @ 0x29c00000 │ │ │ │ - blcs c50cc <__read_chk@plt+0x5fcf8> │ │ │ │ - blge 2028260 <__read_chk@plt+0x1fc2e8c> │ │ │ │ + blcs c505c <__read_chk@plt+0x5fc88> │ │ │ │ + blge 20281f0 <__read_chk@plt+0x1fc2e1c> │ │ │ │ @ instruction: 0xf7ff930d │ │ │ │ vstrls d11, [r6, #-516] @ 0xfffffdfc │ │ │ │ andseq pc, r4, r5, lsr #3 │ │ │ │ - stc2l 1, cr15, [r2, #248]! @ 0xf8 │ │ │ │ + stc2 1, cr15, [sl, #248] @ 0xf8 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1a580b9 │ │ │ │ @ instruction: 0xf04f0010 │ │ │ │ @ instruction: 0xf13e0a01 │ │ │ │ - @ instruction: 0xf8ddfdd7 │ │ │ │ + @ instruction: 0xf8ddfd7f │ │ │ │ @ instruction: 0xf8cd9038 │ │ │ │ @ instruction: 0x464d9034 │ │ │ │ - bllt fe6e9094 <__read_chk@plt+0xfe683cc0> │ │ │ │ + bllt fe6e9024 <__read_chk@plt+0xfe683c50> │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r4, [r7], -lr │ │ │ │ - eorseq r4, r7, lr, ror #7 │ │ │ │ - andseq lr, sl, r2, lsr #9 │ │ │ │ - mulseq sl, ip, r4 │ │ │ │ - andseq lr, sl, r2, asr #8 │ │ │ │ - andseq lr, sl, lr, lsr r4 │ │ │ │ - andseq lr, sl, lr, asr r4 │ │ │ │ + eorseq r4, r7, lr, ror #8 │ │ │ │ + eorseq r4, r7, lr, asr r4 │ │ │ │ + @ instruction: 0x001ae3b6 │ │ │ │ + @ instruction: 0x001ae3b0 │ │ │ │ + andseq lr, sl, r6, asr r3 │ │ │ │ + andseq lr, sl, r2, asr r3 │ │ │ │ + andseq lr, sl, r2, ror r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001ae3f2 │ │ │ │ - @ instruction: 0x001ae3fa │ │ │ │ + andseq lr, sl, r6, lsl #6 │ │ │ │ + andseq lr, sl, lr, lsl #6 │ │ │ │ andeq r0, r0, r0, lsr #27 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ - mulseq sl, ip, r3 │ │ │ │ - ldrshteq r0, [r0], -ip │ │ │ │ - andseq lr, sl, r8, ror #3 │ │ │ │ - andseq sp, sl, ip, lsl #2 │ │ │ │ - eorseq r7, r7, r6, lsr lr │ │ │ │ - eorseq r3, r7, r6, asr #30 │ │ │ │ - eorseq r0, r0, r0, asr #31 │ │ │ │ - ldrhteq r0, [r0], -r2 │ │ │ │ - andseq sp, sl, ip, lsr #32 │ │ │ │ - @ instruction: 0x001a88d8 │ │ │ │ - andseq r8, sl, r2, ror #17 │ │ │ │ - andseq sp, sl, r8, ror #30 │ │ │ │ - eoreq r3, sp, ip, lsr r3 │ │ │ │ - mulseq sl, lr, lr │ │ │ │ - mulseq sl, r0, lr │ │ │ │ + @ instruction: 0x001ad2b0 │ │ │ │ + eorseq r0, r0, r0, lsl #28 │ │ │ │ + ldrsheq lr, [sl], -ip │ │ │ │ + andseq sp, sl, r0, lsr #32 │ │ │ │ + eorseq r7, r7, r6, lsr #29 │ │ │ │ + ldrhteq r3, [r7], -r6 │ │ │ │ + eorseq r0, r0, r4, asr #29 │ │ │ │ + ldrhteq r0, [r0], -r6 │ │ │ │ + andseq ip, sl, r0, asr #30 │ │ │ │ + andseq r8, sl, ip, ror #15 │ │ │ │ + @ instruction: 0x001a87f6 │ │ │ │ + andseq sp, sl, ip, ror lr │ │ │ │ + eoreq r3, sp, r0, asr r2 │ │ │ │ + @ instruction: 0x001addb2 │ │ │ │ + andseq sp, sl, r4, lsr #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq ip, sl, ip, asr #29 │ │ │ │ - @ instruction: 0x001adeda │ │ │ │ - andseq sp, sl, lr, lsr #28 │ │ │ │ - andseq r5, sl, r2, ror #25 │ │ │ │ - @ instruction: 0x001accd2 │ │ │ │ - andseq ip, sl, r2, lsl #22 │ │ │ │ - mulseq sl, sl, lr │ │ │ │ - andseq sp, sl, lr, lsr #18 │ │ │ │ - andseq ip, sl, lr, ror #20 │ │ │ │ - andseq sp, sl, r2, asr sl │ │ │ │ - eorseq r0, r0, r6, lsl r9 │ │ │ │ - eorseq r0, r0, lr, lsl #18 │ │ │ │ + andseq ip, sl, r0, ror #27 │ │ │ │ + andseq sp, sl, lr, ror #27 │ │ │ │ + andseq sp, sl, r2, asr #26 │ │ │ │ + @ instruction: 0x001a5bf6 │ │ │ │ + andseq ip, sl, r6, ror #23 │ │ │ │ + andseq ip, sl, r6, lsl sl │ │ │ │ + andseq r4, sl, lr, lsr #27 │ │ │ │ + andseq sp, sl, r2, asr #16 │ │ │ │ + andseq ip, sl, r2, lsl #19 │ │ │ │ + andseq sp, sl, r6, ror #18 │ │ │ │ + eorseq r0, r0, sl, lsl r8 │ │ │ │ + eorseq r0, r0, r2, lsl r8 │ │ │ │ strbmi r4, [r1], -r8, lsr #12 │ │ │ │ @ instruction: 0xf9e6f7fe │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d8ad10 │ │ │ │ ldr r0, [r2, -r0] │ │ │ │ orrvs pc, fp, #700448768 @ 0x29c00000 │ │ │ │ andsls r2, r0, #268435456 @ 0x10000000 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldmdavs fp, {r1, r4, r9, ip, pc} │ │ │ │ - blt fe6e9160 <__read_chk@plt+0xfe683d8c> │ │ │ │ + blt fe6e90f0 <__read_chk@plt+0xfe683d1c> │ │ │ │ ldrdcc pc, [r0, #-134]! @ 0xffffff7a │ │ │ │ - blcs bcadc <__read_chk@plt+0x57708> │ │ │ │ + blcs bca6c <__read_chk@plt+0x57698> │ │ │ │ stclge 4, cr15, [r3], {63} @ 0x3f │ │ │ │ ldrbmi r4, [ip], -r4, asr #22 │ │ │ │ stmdbls r8, {r0, r3, r9, fp, ip, pc} │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ - bmi 1151d9c <__read_chk@plt+0x10ec9c8> │ │ │ │ + bmi 1151d2c <__read_chk@plt+0x10ec958> │ │ │ │ @ instruction: 0xf8b34640 │ │ │ │ ldrbtmi r3, [sl], #-940 @ 0xfffffc54 │ │ │ │ vst1.8 {d9-d12}, [r3], r0 │ │ │ │ - bls 243f94 <__read_chk@plt+0x1debc0> │ │ │ │ + bls 243f24 <__read_chk@plt+0x1deb50> │ │ │ │ svclt 0x00183b00 │ │ │ │ @ instruction: 0xf0ce2301 │ │ │ │ - blls 3a9798 <__read_chk@plt+0x3443c4> │ │ │ │ + blls 3a9728 <__read_chk@plt+0x344354> │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7fe02ac │ │ │ │ movwcs pc, #3161 @ 0xc59 @ │ │ │ │ - blls 24fdf4 <__read_chk@plt+0x1eaa20> │ │ │ │ + blls 24fd84 <__read_chk@plt+0x1ea9b0> │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ strt r9, [r7], #781 @ 0x30d │ │ │ │ @ instruction: 0xf7b94648 │ │ │ │ - bls 425ba4 <__read_chk@plt+0x3c07d0> │ │ │ │ + bls 425c14 <__read_chk@plt+0x3c0840> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1714290 │ │ │ │ @ instruction: 0xf6bf0100 │ │ │ │ orrlt sl, r3, #761856 @ 0xba000 │ │ │ │ - blcs c9244 <__read_chk@plt+0x63e70> │ │ │ │ + blcs c91d4 <__read_chk@plt+0x63e00> │ │ │ │ @ instruction: 0xf8dad038 │ │ │ │ - blcs b71e0 <__read_chk@plt+0x51e0c> │ │ │ │ + blcs b7170 <__read_chk@plt+0x51d9c> │ │ │ │ ldclge 4, cr15, [r3, #252] @ 0xfc │ │ │ │ - blcs c9254 <__read_chk@plt+0x63e80> │ │ │ │ - bge fefa82e8 <__read_chk@plt+0xfef42f14> │ │ │ │ - blt ff0691ec <__read_chk@plt+0xff003e18> │ │ │ │ - blcs d1e30 <__read_chk@plt+0x6ca5c> │ │ │ │ - bge ffe683f4 <__read_chk@plt+0xffe03020> │ │ │ │ + blcs c91e4 <__read_chk@plt+0x63e10> │ │ │ │ + bge fefa8278 <__read_chk@plt+0xfef42ea4> │ │ │ │ + blt ff06917c <__read_chk@plt+0xff003da8> │ │ │ │ + blcs d1dc0 <__read_chk@plt+0x6c9ec> │ │ │ │ + bge ffe68384 <__read_chk@plt+0xffe02fb0> │ │ │ │ @ instruction: 0xf04f4699 │ │ │ │ ldrmi r0, [sp], -r1, lsl #20 │ │ │ │ @ instruction: 0xf7ff930d │ │ │ │ stmdacs r0, {r8, r9, fp, ip, sp, pc} │ │ │ │ - bge feb28408 <__read_chk@plt+0xfeac3034> │ │ │ │ + bge feb28398 <__read_chk@plt+0xfeac2fc4> │ │ │ │ @ instruction: 0x4657e5b5 │ │ │ │ ldmib sp, {r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0x46c24612 │ │ │ │ ldmdbmi ip, {r1, r2, r3, r4, r5, r8, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - mcrr 7, 11, pc, r4, cr9 @ │ │ │ │ + ldcl 7, cr15, [ip], #-740 @ 0xfffffd1c │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdbvs lr, {r1, r9, sl, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0x46184619 │ │ │ │ @ instruction: 0xf8dae437 │ │ │ │ - blcs b723c <__read_chk@plt+0x51e68> │ │ │ │ + blcs b71cc <__read_chk@plt+0x51df8> │ │ │ │ ldr sp, [lr, #466] @ 0x1d2 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ strt r4, [ip], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xf1a39b06 │ │ │ │ @ instruction: 0xf13e0014 │ │ │ │ - @ instruction: 0xf8dafcf1 │ │ │ │ - blcs b725c <__read_chk@plt+0x51e88> │ │ │ │ + @ instruction: 0xf8dafc99 │ │ │ │ + blcs b71ec <__read_chk@plt+0x51e18> │ │ │ │ @ instruction: 0xf7ffd1c2 │ │ │ │ @ instruction: 0xf1b8ba85 │ │ │ │ andle r0, r7, r0, lsl #30 │ │ │ │ stmdami sp, {r2, r3, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ ldr r4, [r8], #-1561 @ 0xfffff9e7 │ │ │ │ - bl fe96915c <__read_chk@plt+0xfe903d88> │ │ │ │ + bl ff7690ec <__read_chk@plt+0xff703d18> │ │ │ │ ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ @ instruction: 0x46184619 │ │ │ │ svclt 0x0000e411 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ - andseq ip, sl, sl, ror #16 │ │ │ │ - andseq sp, sl, r2, asr #15 │ │ │ │ - eorseq r0, r0, r2, lsl r7 │ │ │ │ - ldrshteq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001ad6fa │ │ │ │ - ldrsbteq r0, [r0], -r4 │ │ │ │ - andseq sp, sl, r6, asr #13 │ │ │ │ - eorseq r0, r0, r6, asr #13 │ │ │ │ + andseq ip, sl, lr, ror r7 │ │ │ │ + @ instruction: 0x001ad6d6 │ │ │ │ + eorseq r0, r0, r6, lsl r6 │ │ │ │ + eorseq r0, r0, r0, lsl #12 │ │ │ │ + andseq sp, sl, lr, lsl #12 │ │ │ │ + ldrsbteq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x001ad5da │ │ │ │ + eorseq r0, r0, sl, asr #11 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdbmi r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrdge pc, [r8], -sp @ │ │ │ │ @ instruction: 0x460fb1dc │ │ │ │ @@ -71619,18 +71591,18 @@ │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ stmialt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r5, lsl #18 │ │ │ │ @ instruction: 0xf1324479 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ pop {r0, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ svclt 0x000087f0 │ │ │ │ - andseq ip, sl, r6, lsr #14 │ │ │ │ - mulseq sl, r4, r7 │ │ │ │ + andseq ip, sl, sl, lsr r6 │ │ │ │ + andseq sp, sl, r8, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec02510 <__read_chk@plt+0xfeb9d13c> │ │ │ │ + bl fec024a0 <__read_chk@plt+0xfeb9d0cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf82ef7ff │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -71656,42 +71628,42 @@ │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ @ instruction: 0xf8df39d8 │ │ │ │ ldrbtmi r1, [fp], #-2520 @ 0xfffff628 │ │ │ │ @ instruction: 0xf50d9311 │ │ │ │ ldrbtmi r5, [r9], #-924 @ 0xfffffc64 │ │ │ │ ldmdavs fp, {r2, r4, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf7b9930f │ │ │ │ - @ instruction: 0xf8dfeb8c │ │ │ │ + @ instruction: 0xf8dfebc4 │ │ │ │ andcs r1, r5, #196, 18 @ 0x310000 │ │ │ │ andcs r4, r0, r2, lsl #13 │ │ │ │ @ instruction: 0xf7b94479 │ │ │ │ - @ instruction: 0xf8dfeb84 │ │ │ │ + @ instruction: 0xf8dfebbc │ │ │ │ andcs r1, r5, #184, 18 @ 0x2e0000 │ │ │ │ ldrbtmi r9, [r9], #-18 @ 0xffffffee │ │ │ │ @ instruction: 0xf7b92000 │ │ │ │ - @ instruction: 0xf8dfeb7c │ │ │ │ + @ instruction: 0xf8dfebb4 │ │ │ │ andsls r1, fp, ip, lsr #19 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7b92000 │ │ │ │ - andsls lr, ip, r4, ror fp │ │ │ │ + andsls lr, ip, ip, lsr #23 │ │ │ │ @ instruction: 0x03a8f8d9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf13780e0 │ │ │ │ stmdbls pc, {r0, r1, r2, r4, r6, r7, fp, ip, sp, lr, pc} @ │ │ │ │ stmibcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdbcs r0, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ stmibcs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df2103 │ │ │ │ stmib sp, {r7, r8, fp, ip}^ │ │ │ │ ldrtmi r3, [r3], -r1 │ │ │ │ ldrbtmi r9, [r9], #-2574 @ 0xfffff5f2 │ │ │ │ strls r2, [r0], #-9 │ │ │ │ - stc2l 1, cr15, [r6, #220] @ 0xdc │ │ │ │ + stc2l 1, cr15, [lr, #-220]! @ 0xffffff24 │ │ │ │ stmdbcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r5, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ @ instruction: 0xf8912280 │ │ │ │ vshr.u64 , q10, #61 │ │ │ │ ldrls r1, [r7, -r0, lsl #15] │ │ │ │ @@ -71702,83 +71674,83 @@ │ │ │ │ subsmi r2, r3, #0 │ │ │ │ @ instruction: 0xf891930a │ │ │ │ @ instruction: 0xf043310d │ │ │ │ @ instruction: 0xf8810380 │ │ │ │ @ instruction: 0xf059310d │ │ │ │ stmdavs r8!, {r0, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ addpl pc, r6, r0, lsl #10 │ │ │ │ - blvc 1768884 <__read_chk@plt+0x17034b0> │ │ │ │ + blvc 1768814 <__read_chk@plt+0x1703440> │ │ │ │ @ instruction: 0xf04f300c │ │ │ │ @ instruction: 0xf14a0800 │ │ │ │ - @ instruction: 0xf8dffae9 │ │ │ │ + @ instruction: 0xf8dffa91 │ │ │ │ @ instruction: 0xf8df191c │ │ │ │ stmdavs pc!, {r2, r3, r4, r8, fp} @ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc2 7, cr15, [r4], {250} @ 0xfa │ │ │ │ strpl pc, [r0, r7, lsl #10] │ │ │ │ @ instruction: 0x21a6682b │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ sbceq pc, ip, r7, asr #17 │ │ │ │ @ instruction: 0xf5ab2000 │ │ │ │ @ instruction: 0xf8d3772f │ │ │ │ @ instruction: 0xf15420cc │ │ │ │ - @ instruction: 0xf8d9f9fd │ │ │ │ + @ instruction: 0xf8d9f9a5 │ │ │ │ @ instruction: 0xf88733a8 │ │ │ │ - blcs cb494 <__read_chk@plt+0x660c0> │ │ │ │ + blcs cb424 <__read_chk@plt+0x66050> │ │ │ │ adchi pc, r0, #64 @ 0x40 │ │ │ │ @ instruction: 0x3100f899 │ │ │ │ strbmi sl, [sl], -r2, lsr #18 │ │ │ │ @ instruction: 0xf8cd9110 │ │ │ │ - blcs cf6c8 <__read_chk@plt+0x6a2f4> │ │ │ │ + blcs cf658 <__read_chk@plt+0x6a284> │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0xf8df9323 │ │ │ │ ldrdcs r1, [r9], -r0 │ │ │ │ @ instruction: 0xf1374479 │ │ │ │ - bls 4eaa68 <__read_chk@plt+0x485694> │ │ │ │ + bls 4ea898 <__read_chk@plt+0x4854c4> │ │ │ │ teqlt fp, r3, asr r8 │ │ │ │ @ instruction: 0xb12a6892 │ │ │ │ ldmne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - stc2l 1, cr15, [r0, #-220]! @ 0xffffff24 │ │ │ │ + stc2 1, cr15, [r8, #-220] @ 0xffffff24 │ │ │ │ movwcs lr, #59869 @ 0xe9dd │ │ │ │ @ instruction: 0xf0404313 │ │ │ │ @ instruction: 0xf899808c │ │ │ │ ldrtmi r3, [r1], -r0, lsl #4 │ │ │ │ stmdavs fp!, {r0, r1, r6, r8, fp, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ orrshi pc, ip, #0 │ │ │ │ subcs r9, r1, #12, 24 @ 0xc00 │ │ │ │ strtmi r2, [r0], -r0, lsl #14 │ │ │ │ - ldcl 7, cr15, [r6, #740] @ 0x2e4 │ │ │ │ + mcr 7, 0, pc, cr14, cr9, {5} @ │ │ │ │ stmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46229911 │ │ │ │ subvc pc, r0, r4, lsl #17 │ │ │ │ @ instruction: 0xf8b958cc │ │ │ │ stmdbls sp, {r2, r3, r5, r7, r8, r9, ip, sp} │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ - blne ff78559c <__read_chk@plt+0xff7201c8> │ │ │ │ + blne ff78552c <__read_chk@plt+0xff720158> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - blls 4d0124 <__read_chk@plt+0x46ad50> │ │ │ │ + blls 4d00b4 <__read_chk@plt+0x46ace0> │ │ │ │ ldc2 0, cr15, [ip, #820] @ 0x334 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf8b9200a │ │ │ │ @ instruction: 0xf50373ac │ │ │ │ @ instruction: 0xf8df5340 │ │ │ │ vst2.16 {d1-d2}, [r7 :64], r0 │ │ │ │ svccc 0x00006781 │ │ │ │ @ instruction: 0xf8d34479 │ │ │ │ svclt 0x001882ac │ │ │ │ @ instruction: 0xf1372701 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x970083f0 │ │ │ │ - blls 4b5160 <__read_chk@plt+0x44fd8c> │ │ │ │ + blls 4b50f0 <__read_chk@plt+0x44fd1c> │ │ │ │ ldrdcs lr, [ip, -sp] │ │ │ │ @ instruction: 0xf0cd9701 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strbhi pc, [sp, #64]! @ 0x40 @ │ │ │ │ andcc pc, r0, #10027008 @ 0x990000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdbls ip, {r0, r5, r6, r7, r9, pc} │ │ │ │ @@ -71793,164 +71765,164 @@ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ @ instruction: 0xf8dfaf21 │ │ │ │ ldrbtmi r2, [sl], #-2036 @ 0xfffff80c │ │ │ │ @ instruction: 0xe71e4611 │ │ │ │ @ instruction: 0x3100f899 │ │ │ │ @ instruction: 0xf8cdaa22 │ │ │ │ andsls r9, r0, #136 @ 0x88 │ │ │ │ - blcs bcee4 <__read_chk@plt+0x57b10> │ │ │ │ + blcs bce74 <__read_chk@plt+0x57aa0> │ │ │ │ addshi pc, r3, #0 │ │ │ │ strvc pc, [r0], #1289 @ 0x509 │ │ │ │ strtmi r4, [r1], -r8, asr #12 │ │ │ │ stc2 1, cr15, [sl, #200] @ 0xc8 │ │ │ │ stmdavs sl, {r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1018288 │ │ │ │ addvs r0, ip, r8, lsl #6 │ │ │ │ movwcs r6, #75 @ 0x4b │ │ │ │ - bcs c3910 <__read_chk@plt+0x5e53c> │ │ │ │ + bcs c38a0 <__read_chk@plt+0x5e4cc> │ │ │ │ svcge 0x0063f47f │ │ │ │ movwcs lr, #59869 @ 0xe9dd │ │ │ │ @ instruction: 0xf43f4313 │ │ │ │ - bls 3d73c4 <__read_chk@plt+0x371ff0> │ │ │ │ + bls 3d7354 <__read_chk@plt+0x371f80> │ │ │ │ @ instruction: 0xf8822300 │ │ │ │ - bls 4376fc <__read_chk@plt+0x3d2328> │ │ │ │ + bls 43768c <__read_chk@plt+0x3d22b8> │ │ │ │ @ instruction: 0xf503682b │ │ │ │ - bcs c0304 <__read_chk@plt+0x5af30> │ │ │ │ + bcs c0294 <__read_chk@plt+0x5aec0> │ │ │ │ msrhi SPSR_fsx, #0 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf8999a0f │ │ │ │ - blcs b7e1c <__read_chk@plt+0x52a48> │ │ │ │ - bcs db240 <__read_chk@plt+0x75e6c> │ │ │ │ + blcs b7dac <__read_chk@plt+0x529d8> │ │ │ │ + bcs db1d0 <__read_chk@plt+0x75dfc> │ │ │ │ strcs fp, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ @ instruction: 0xf0002400 │ │ │ │ ldrtmi r8, [r1], -r7, ror #7 │ │ │ │ subcs r9, r1, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xf7b94630 │ │ │ │ - ldmdavc r3!, {r2, r3, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavc r3!, {r2, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ submi pc, r0, r6, lsl #17 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 44be90 <__read_chk@plt+0x3e6abc> │ │ │ │ + blls 44be20 <__read_chk@plt+0x3e6a4c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf50d82f7 │ │ │ │ - blge d497cc <__read_chk@plt+0xce43f8> │ │ │ │ - blge 15902cc <__read_chk@plt+0x152aef8> │ │ │ │ - blge 1f902a8 <__read_chk@plt+0x1f2aed4> │ │ │ │ - blge a502a8 <__read_chk@plt+0x9eaed4> │ │ │ │ - blge cd02c4 <__read_chk@plt+0xc6aef0> │ │ │ │ - blge 1a902cc <__read_chk@plt+0x1a2aef8> │ │ │ │ - blge fec102bc <__read_chk@plt+0xfebaaee8> │ │ │ │ - blge 9102cc <__read_chk@plt+0x8aaef8> │ │ │ │ + blge d4975c <__read_chk@plt+0xce4388> │ │ │ │ + blge 159025c <__read_chk@plt+0x152ae88> │ │ │ │ + blge 1f90238 <__read_chk@plt+0x1f2ae64> │ │ │ │ + blge a50238 <__read_chk@plt+0x9eae64> │ │ │ │ + blge cd0254 <__read_chk@plt+0xc6ae80> │ │ │ │ + blge 1a9025c <__read_chk@plt+0x1a2ae88> │ │ │ │ + blge fec1024c <__read_chk@plt+0xfebaae78> │ │ │ │ + blge 91025c <__read_chk@plt+0x8aae88> │ │ │ │ stmdavs fp!, {r0, r1, r3, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8312 │ │ │ │ ldrbtmi r3, [fp], #-1820 @ 0xfffff8e4 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ movwls r9, #11035 @ 0x2b1b │ │ │ │ @ instruction: 0x3710f8df │ │ │ │ ldrbtmi r9, [fp], #-2068 @ 0xfffff7ec │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0xf7b94619 │ │ │ │ - sbccs lr, r7, #28, 24 @ 0x1c00 │ │ │ │ + sbccs lr, r7, #84, 24 @ 0x5400 │ │ │ │ ldmdals r3, {r0, r3, r6, r9, sl, lr} │ │ │ │ - stc 7, cr15, [r2, #-740] @ 0xfffffd1c │ │ │ │ + ldc 7, cr15, [sl, #-740]! @ 0xfffffd1c │ │ │ │ msrvc CPSR_fsxc, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xf80b2100 │ │ │ │ ldmdavc sl, {r0, r2, r4, r5, r7, sl, fp, ip} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf5ab82ec │ │ │ │ andsvc r7, sl, r4, lsr r3 │ │ │ │ msrvc CPSR_fx, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0x23acf8b9 │ │ │ │ @ instruction: 0xf4122100 │ │ │ │ andsvc r6, r9, r1, lsl #5 │ │ │ │ sbcshi pc, r2, #0 │ │ │ │ stmdbcs r0, {r1, r2, r4, r8, fp, ip, pc} │ │ │ │ rscshi pc, r0, #0 │ │ │ │ ldmdals r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ - stcl 7, cr15, [r4], #740 @ 0x2e4 │ │ │ │ + ldc 7, cr15, [ip, #-740] @ 0xfffffd1c │ │ │ │ rscvc pc, r6, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xf80b2300 │ │ │ │ @ instruction: 0xf8823cb4 │ │ │ │ - bls 3b7830 <__read_chk@plt+0x35245c> │ │ │ │ + bls 3b77c0 <__read_chk@plt+0x3523ec> │ │ │ │ @ instruction: 0xf8df7013 │ │ │ │ andcs r1, r5, #172, 12 @ 0xac00000 │ │ │ │ svcge 0x00352000 │ │ │ │ @ instruction: 0xf7b94479 │ │ │ │ - @ instruction: 0xf8dfe9d4 │ │ │ │ + @ instruction: 0xf8dfea0c │ │ │ │ andls r3, r1, r0, lsr #13 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ teqcs r2, #0, 6 │ │ │ │ @ instruction: 0x46194638 │ │ │ │ - bl ff7e9600 <__read_chk@plt+0xff78422c> │ │ │ │ + ldc 7, cr15, [r4], {185} @ 0xb9 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs b8128 <__read_chk@plt+0x52d54> │ │ │ │ + blcs b80b8 <__read_chk@plt+0x52ce4> │ │ │ │ sbchi pc, r5, #0 │ │ │ │ mcrcs 8, 1, r6, cr2, cr14, {2} │ │ │ │ movwcs fp, #28632 @ 0x6fd8 │ │ │ │ sbcshi pc, r6, r0, lsl #6 │ │ │ │ tstls lr, #1179648 @ 0x120000 │ │ │ │ stc2 1, cr15, [r6], {53} @ 0x35 │ │ │ │ ldmdals r4, {r2, r9, sl, lr} │ │ │ │ stc2 1, cr15, [r2], {53} @ 0x35 │ │ │ │ ldmdals r3, {r0, r2, r3, r4, ip, pc} │ │ │ │ - bl fee69634 <__read_chk@plt+0xfee04260> │ │ │ │ + bl ffc695c4 <__read_chk@plt+0xffc041f0> │ │ │ │ ldmdals r9, {r1, r7, r9, sl, lr} │ │ │ │ - bl fed6963c <__read_chk@plt+0xfed04268> │ │ │ │ - bls 8123d4 <__read_chk@plt+0x7ad000> │ │ │ │ + bl ffb695cc <__read_chk@plt+0xffb041f8> │ │ │ │ + bls 812364 <__read_chk@plt+0x7acf90> │ │ │ │ ldrmi r4, [r4], #-1052 @ 0xfffffbe4 │ │ │ │ pkhtbmi r4, r2, r4, asr #8 │ │ │ │ ldrbmi r9, [r4], #-2074 @ 0xfffff7e6 │ │ │ │ ldc2l 1, cr15, [r0], #-212 @ 0xffffff2c │ │ │ │ ldmdals r5, {r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf13544a2 │ │ │ │ andsls pc, sp, fp, ror #24 │ │ │ │ @ instruction: 0xf7b99818 │ │ │ │ - blls 826600 <__read_chk@plt+0x7c122c> │ │ │ │ + blls 826670 <__read_chk@plt+0x7c129c> │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ @ instruction: 0xf135449a │ │ │ │ ldrbmi pc, [r4], #-3169 @ 0xfffff39f @ │ │ │ │ strmi r9, [r4], #-2574 @ 0xfffff5f2 │ │ │ │ svclt 0x00ac42a6 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ svclt 0x00d82a00 │ │ │ │ @ instruction: 0xb1a32300 │ │ │ │ @ instruction: 0x212e9813 │ │ │ │ - stc 7, cr15, [r6, #740]! @ 0x2e4 │ │ │ │ + ldcl 7, cr15, [lr, #740] @ 0x2e4 │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ eorhi pc, r3, #0 │ │ │ │ @ instruction: 0xf7b99813 │ │ │ │ - movwcs lr, #2948 @ 0xb84 │ │ │ │ + movwcs lr, #3004 @ 0xbbc │ │ │ │ @ instruction: 0xf88a900e │ │ │ │ ldmdals r3, {ip, sp} │ │ │ │ - bl 1fe96a8 <__read_chk@plt+0x1f842d4> │ │ │ │ + bl fede9638 <__read_chk@plt+0xfed84264> │ │ │ │ strtmi r9, [r0], #-2574 @ 0xfffff5f2 │ │ │ │ adcsmi r1, r4, #132, 20 @ 0x84000 │ │ │ │ andshi pc, r3, #0, 6 │ │ │ │ andcs r9, r1, #24, 22 @ 0x6000 │ │ │ │ strbmi r9, [r0], -r7, lsl #6 │ │ │ │ @ instruction: 0xf5ab9b15 │ │ │ │ movwls r7, #27449 @ 0x6b39 │ │ │ │ - blls 734fe4 <__read_chk@plt+0x6cfc10> │ │ │ │ - blls 7103fc <__read_chk@plt+0x6ab028> │ │ │ │ - blls 5903fc <__read_chk@plt+0x52b028> │ │ │ │ - blls 5d03fc <__read_chk@plt+0x56b028> │ │ │ │ - blls 5503fc <__read_chk@plt+0x4eb028> │ │ │ │ + blls 734f74 <__read_chk@plt+0x6cfba0> │ │ │ │ + blls 71038c <__read_chk@plt+0x6aafb8> │ │ │ │ + blls 59038c <__read_chk@plt+0x52afb8> │ │ │ │ + blls 5d038c <__read_chk@plt+0x56afb8> │ │ │ │ + blls 55038c <__read_chk@plt+0x4eafb8> │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ @ instruction: 0x970835b4 │ │ │ │ strbvc pc, [r4, -sp, lsl #4]! @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ @ instruction: 0xf7b94619 │ │ │ │ - stmdavs fp!, {r2, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ mvnvs pc, #136, 16 @ 0x880000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3703e │ │ │ │ smlawblt sl, r0, r2, r2 │ │ │ │ @ instruction: 0xf7fa4648 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -71966,25 +71938,25 @@ │ │ │ │ movwvs lr, #10701 @ 0x29cd │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stmib sp, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ vst2.8 {d24-d27}, [pc], r0 │ │ │ │ @ instruction: 0xf8cb7300 │ │ │ │ @ instruction: 0xf004c000 │ │ │ │ @ instruction: 0xf1390401 │ │ │ │ - @ instruction: 0x4682fff7 │ │ │ │ + pkhbtmi pc, r2, pc, lsl #31 @ │ │ │ │ cmple r5, r1, lsl #16 │ │ │ │ strmi r6, [r2], -fp, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalsne pc, r5, r3, r8 @ │ │ │ │ tstpeq r0, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r5, r3, lsl #17 │ │ │ │ smlalsne pc, r5, r3, r8 @ │ │ │ │ vhadd.u32 d18, d2, d0 │ │ │ │ @ instruction: 0xf88301c3 │ │ │ │ - blls 3afc6c <__read_chk@plt+0x34a898> │ │ │ │ + blls 3afbfc <__read_chk@plt+0x34a828> │ │ │ │ stmdavs fp!, {r3, r4, ip, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x110df893 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ bicne pc, r7, r0, ror #6 │ │ │ │ @ instruction: 0xf8839817 │ │ │ │ vrhadd.u32 d17, d0, d13 │ │ │ │ @@ -71999,20 +71971,20 @@ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8784 │ │ │ │ mullt r3, fp, sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ svclt 0x00cf2e4f │ │ │ │ vcgt.s8 d18, d6, d15 │ │ │ │ vqdmlal.s q11, d6, d3[5] │ │ │ │ - blx fe18468e <__read_chk@plt+0xfe11f2ba> │ │ │ │ + blx fe18461e <__read_chk@plt+0xfe11f24a> │ │ │ │ svclt 0x00dc2306 │ │ │ │ - bl ff1318c4 <__read_chk@plt+0xff0cc4f0> │ │ │ │ + bl ff131854 <__read_chk@plt+0xff0cc480> │ │ │ │ ldr r0, [fp, -r3, ror #6] │ │ │ │ @ instruction: 0xf1574638 │ │ │ │ - blls 42ac84 <__read_chk@plt+0x3c58b0> │ │ │ │ + blls 42aab4 <__read_chk@plt+0x3c56e0> │ │ │ │ svceq 0x0003f1ba │ │ │ │ stmdavs fp!, {r3, r4, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ andeq pc, r0, #100, 6 @ 0x90000001 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ @ instruction: 0xf1bad053 │ │ │ │ @@ -72041,131 +72013,131 @@ │ │ │ │ mvnlt r6, r2, asr r8 │ │ │ │ @ instruction: 0x4119f893 │ │ │ │ ldreq pc, [r0], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0xf8b9d118 │ │ │ │ @ instruction: 0xf8d363ac │ │ │ │ stmdbls ip, {r2, r3, r5, r7, r9} │ │ │ │ strvs pc, [r1], r6, lsl #8 │ │ │ │ - bls 4925d0 <__read_chk@plt+0x42d1fc> │ │ │ │ + bls 492560 <__read_chk@plt+0x42d18c> │ │ │ │ svclt 0x00082a00 │ │ │ │ cdpcc 6, 0, cr4, cr0, cr10, {0} │ │ │ │ svclt 0x00186819 │ │ │ │ - blls 4b51b0 <__read_chk@plt+0x44fddc> │ │ │ │ + blls 4b5140 <__read_chk@plt+0x44fd6c> │ │ │ │ stmib sp, {r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7fe4401 │ │ │ │ stmdavs fp!, {r0, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210df893 │ │ │ │ addeq pc, r0, #34 @ 0x22 │ │ │ │ smlabbcs sp, r3, r8, pc @ │ │ │ │ tstlt lr, r7, ror r7 │ │ │ │ str r2, [r4, -r0, lsl #12]! │ │ │ │ ldmdbls r1, {r0, r3, r4, r5, r6, r7, r9, fp, lr} │ │ │ │ str r5, [r0, -lr, lsl #17]! │ │ │ │ @ instruction: 0x462049f8 │ │ │ │ @ instruction: 0xf7b84479 │ │ │ │ - teqlt r0, sl @ │ │ │ │ + teqlt r0, r2 @ │ │ │ │ @ instruction: 0xf8d96883 │ │ │ │ - blt 177488c <__read_chk@plt+0x170f4b8> │ │ │ │ + blt 177481c <__read_chk@plt+0x170f448> │ │ │ │ addsmi fp, sl, #-1342177271 @ 0xb0000009 │ │ │ │ @ instruction: 0xf5abd165 │ │ │ │ ldmdavc fp, {r0, r1, r2, r3, r5, r8, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf60dadd7 │ │ │ │ strbmi r3, [r9], -r4, ror #8 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf7b94620 │ │ │ │ - @ instruction: 0x4620eb50 │ │ │ │ + strtmi lr, [r0], -r8, lsl #23 │ │ │ │ @ instruction: 0xf10d2700 │ │ │ │ @ instruction: 0xf88408ac │ │ │ │ @ instruction: 0xf7b973ff │ │ │ │ - @ instruction: 0xf5c0ea50 │ │ │ │ + @ instruction: 0xf5c0ea88 │ │ │ │ vst1.16 {d23-d26}, [pc :256] │ │ │ │ andcc r6, r3, #128, 6 │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ - mcr 7, 7, pc, cr0, cr8, {5} @ │ │ │ │ + svc 0x0018f7b8 │ │ │ │ @ instruction: 0x3100f899 │ │ │ │ @ instruction: 0xf884aa22 │ │ │ │ andsls r7, r0, #-67108861 @ 0xfc000003 │ │ │ │ - blcs d0ac8 <__read_chk@plt+0x6b6f4> │ │ │ │ + blcs d0a58 <__read_chk@plt+0x6b684> │ │ │ │ msrhi SPSR_fx, r0, asr #32 │ │ │ │ subsvs r9, r3, r0, lsl sl │ │ │ │ ldr r4, [r0, #-1570]! @ 0xfffff9de │ │ │ │ orrne pc, r6, #-2013265919 @ 0x88000001 │ │ │ │ rscscc pc, r4, r1, lsl #17 │ │ │ │ @ instruction: 0x310df891 │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ smlabbcc sp, r1, r8, pc @ │ │ │ │ movweq pc, #8303 @ 0x206f @ │ │ │ │ - strbt r9, [pc], #778 @ aba68 <__read_chk@plt+0x46694> │ │ │ │ - blcs d26a8 <__read_chk@plt+0x6d2d4> │ │ │ │ + strbt r9, [pc], #778 @ ab9f8 <__read_chk@plt+0x46624> │ │ │ │ + blcs d2638 <__read_chk@plt+0x6d264> │ │ │ │ @ instruction: 0x83b3f000 │ │ │ │ - blcs d26ac <__read_chk@plt+0x6d2d8> │ │ │ │ + blcs d263c <__read_chk@plt+0x6d268> │ │ │ │ stclge 4, cr15, [r9, #508]! @ 0x1fc │ │ │ │ - bls 4fe988 <__read_chk@plt+0x4995b4> │ │ │ │ + bls 4fe918 <__read_chk@plt+0x499544> │ │ │ │ ldmpl r4, {r0, r2, r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0x33acf8b9 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ - blcc c5b0c <__read_chk@plt+0x60738> │ │ │ │ + blcc c5a9c <__read_chk@plt+0x606c8> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldmib sp, {r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf0cd230f │ │ │ │ stmdavs fp!, {r0, r1, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf893b340 │ │ │ │ @ instruction: 0xf893210d │ │ │ │ @ instruction: 0xf02210f4 │ │ │ │ @ instruction: 0xf8830280 │ │ │ │ - bls 673ee8 <__read_chk@plt+0x60eb14> │ │ │ │ + bls 673e78 <__read_chk@plt+0x60eaa4> │ │ │ │ orrne pc, r6, r2, ror #6 │ │ │ │ rscsne pc, r4, r3, lsl #17 │ │ │ │ - blmi ff0e56b4 <__read_chk@plt+0xff0802e0> │ │ │ │ + blmi ff0e5644 <__read_chk@plt+0xff080270> │ │ │ │ andls r4, r1, #56, 12 @ 0x3800000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ tstcs r4, #0, 6 │ │ │ │ @ instruction: 0x4619463c │ │ │ │ - b e99b8 <__read_chk@plt+0x845e4> │ │ │ │ + b ee9948 <__read_chk@plt+0xe84574> │ │ │ │ @ instruction: 0x463a49bb │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ andshi pc, r3, r7, lsl #17 │ │ │ │ - blx 1667fc0 <__read_chk@plt+0x1602bec> │ │ │ │ + @ instruction: 0xf9fef137 │ │ │ │ ldmdbls r0, {r0, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ subvs r2, fp, r0, lsl #6 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldrb sl, [ip], #3451 @ 0xd7b │ │ │ │ @ instruction: 0x63acf8b9 │ │ │ │ ldmibmi r3!, {r1, r3, sp} │ │ │ │ strvs pc, [r1], r6, lsl #8 │ │ │ │ adcvc pc, ip, #13828096 @ 0xd30000 │ │ │ │ ldrbtmi r3, [r9], #-3584 @ 0xfffff200 │ │ │ │ @ instruction: 0x2601bf18 │ │ │ │ - blx 10e7fec <__read_chk@plt+0x1082c18> │ │ │ │ + @ instruction: 0xf9e8f137 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ strhi pc, [r7], #-0 │ │ │ │ strcs r9, [r0], -r0, lsl #12 │ │ │ │ movwcs lr, #63965 @ 0xf9dd │ │ │ │ stmdbls sp, {r0, r9, sl, ip, pc} │ │ │ │ @ instruction: 0xf9eaf0cd │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 417168 <__read_chk@plt+0x3b1d94> │ │ │ │ + blls 4170f8 <__read_chk@plt+0x3b1d24> │ │ │ │ @ instruction: 0x73acf8b9 │ │ │ │ ldmib sp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ rsc r2, r4, #1006632960 @ 0x3c000000 │ │ │ │ stmdavs r0!, {r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf9c2f0cd │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ ldrbthi pc, [r1], #0 @ │ │ │ │ ldrsbthi pc, [r0], -sp @ │ │ │ │ strcs r2, [r0, -r1, asr #4] │ │ │ │ @ instruction: 0xf7b94640 │ │ │ │ - ldmibmi ip, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + ldmibmi ip, {r1, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r9, r2, asr #12 │ │ │ │ @ instruction: 0xf8884479 │ │ │ │ @ instruction: 0xf1377040 │ │ │ │ - @ instruction: 0xf8b9fa13 │ │ │ │ + @ instruction: 0xf8b9f9bb │ │ │ │ stmdavs r0!, {r2, r3, r5, r7, r8, r9, ip, sp} │ │ │ │ vst1.16 {d4-d6}, [r3], r2 │ │ │ │ stmdbls sp, {r0, r7, r8, r9, sp, lr} │ │ │ │ svclt 0x00181bdb │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf0cd9b10 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @@ -72174,187 +72146,187 @@ │ │ │ │ @ instruction: 0x73acf8b9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ vst2.32 {d4,d6}, [r7]! │ │ │ │ svccc 0x00006781 │ │ │ │ @ instruction: 0xf8d34479 │ │ │ │ svclt 0x001882ac │ │ │ │ @ instruction: 0xf1372701 │ │ │ │ - stmdavs r0!, {r0, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strls r8, [r0, -r1, lsr #6] │ │ │ │ - blls 4b57bc <__read_chk@plt+0x4503e8> │ │ │ │ + blls 4b574c <__read_chk@plt+0x450378> │ │ │ │ ldrdcs lr, [ip, -sp] │ │ │ │ @ instruction: 0xf0cd9701 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strbthi pc, [r3], #64 @ 0x40 @ │ │ │ │ andcs pc, r0, #10027008 @ 0x990000 │ │ │ │ - bcs c5c80 <__read_chk@plt+0x608ac> │ │ │ │ + bcs c5c10 <__read_chk@plt+0x6083c> │ │ │ │ ldclge 4, cr15, [r1], {127} @ 0x7f │ │ │ │ @ instruction: 0xf5039a0c │ │ │ │ ldmdavc r7, {r6, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ stmdbls ip, {r1, r5, r8, r9, pc} │ │ │ │ @ instruction: 0xf8812200 │ │ │ │ - bmi 1ef3cf0 <__read_chk@plt+0x1e8e91c> │ │ │ │ + bmi 1ef3c80 <__read_chk@plt+0x1e8e8ac> │ │ │ │ andsls r4, r2, #2046820352 @ 0x7a000000 │ │ │ │ ldmdals r2, {r3, r8, sl, sp, lr, pc} │ │ │ │ - blx ae80d0 <__read_chk@plt+0xa82cfc> │ │ │ │ + blx ae8060 <__read_chk@plt+0xa82c8c> │ │ │ │ adcmi r1, r6, #36, 20 @ 0x24000 │ │ │ │ - blls 662444 <__read_chk@plt+0x5fd070> │ │ │ │ + blls 6623d4 <__read_chk@plt+0x5fd000> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df84b3 │ │ │ │ andcs sl, r1, #204, 2 @ 0x33 │ │ │ │ @ instruction: 0x46382132 │ │ │ │ stccc 4, cr4, [r1], {250} @ 0xfa │ │ │ │ @ instruction: 0xf11e4653 │ │ │ │ adcmi pc, r6, #2288 @ 0x8f0 │ │ │ │ orrhi pc, fp, #192, 4 │ │ │ │ ldrbtmi r4, [fp], #-2925 @ 0xfffff493 │ │ │ │ ldrb r9, [r1, #786] @ 0x312 │ │ │ │ ldrbtmi r4, [r9], #-2412 @ 0xfffff694 │ │ │ │ - blmi 1be4db4 <__read_chk@plt+0x1b7f9e0> │ │ │ │ + blmi 1be4d44 <__read_chk@plt+0x1b7f970> │ │ │ │ tstls r2, #2063597568 @ 0x7b000000 │ │ │ │ andcc pc, r0, #10027008 @ 0x990000 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 48c79c <__read_chk@plt+0x4273c8> │ │ │ │ + blls 48c72c <__read_chk@plt+0x427358> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ eor sl, r0, #23, 30 @ 0x5c │ │ │ │ ldrbtmi r4, [r9], #-2406 @ 0xfffff69a │ │ │ │ @ instruction: 0xf1372009 │ │ │ │ - stmdavs fp!, {r0, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5039817 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf893110d │ │ │ │ vqadd.u32 q9, , q10 │ │ │ │ @ instruction: 0xf88311c7 │ │ │ │ vrhadd.u32 d17, d0, d13 │ │ │ │ @ instruction: 0xf8831286 │ │ │ │ @ instruction: 0xe62020f4 │ │ │ │ cmncs pc, r0, lsl r6 @ │ │ │ │ - mcr2 1, 0, pc, cr2, cr3, {2} @ │ │ │ │ + stc2 1, cr15, [sl, #332]! @ 0x14c │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmdals sl, {r0, r1, r2, r5, r8, sl, fp, sp, pc} │ │ │ │ andscs r4, r4, #84934656 @ 0x5100000 │ │ │ │ - b 469b74 <__read_chk@plt+0x4047a0> │ │ │ │ - blls 865114 <__read_chk@plt+0x7ffd40> │ │ │ │ + b 1269b04 <__read_chk@plt+0x1204730> │ │ │ │ + blls 8650a4 <__read_chk@plt+0x7ffcd0> │ │ │ │ ldmdals r9, {r2, r4, r9, sp} │ │ │ │ tstpeq ip, r3, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - b 269b84 <__read_chk@plt+0x2047b0> │ │ │ │ + b 1069b14 <__read_chk@plt+0x1004740> │ │ │ │ @ instruction: 0xf8b9e50e │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blcs c4ab0 <__read_chk@plt+0x5f6dc> │ │ │ │ + blcs c4a40 <__read_chk@plt+0x5f66c> │ │ │ │ subhi pc, r8, #64 @ 0x40 │ │ │ │ ldrbtmi r4, [fp], #-2894 @ 0xfffff4b2 │ │ │ │ movwcs lr, #62694 @ 0xf4e6 │ │ │ │ ldr r2, [sp, #-1616]! @ 0xfffff9b0 │ │ │ │ andcs r9, r1, #28, 22 @ 0x7000 │ │ │ │ - blmi 13908c8 <__read_chk@plt+0x132b4f4> │ │ │ │ + blmi 1390858 <__read_chk@plt+0x132b484> │ │ │ │ ldrbtmi r9, [fp], #-2069 @ 0xfffff7eb │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0xf7b94619 │ │ │ │ - stmdbls ip, {r1, r8, fp, sp, lr, pc} │ │ │ │ + stmdbls ip, {r1, r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ sbccs r9, r7, #24, 16 @ 0x180000 │ │ │ │ - stmib r8!, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 8e9b50 <__read_chk@plt+0x88477c> │ │ │ │ @ instruction: 0xf88b9b16 │ │ │ │ str r3, [r8, #-19] @ 0xffffffed │ │ │ │ smlalsmi pc, r4, r3, r8 @ │ │ │ │ mcrls 6, 0, r4, cr12, cr1, {1} │ │ │ │ @ instruction: 0xf0442241 │ │ │ │ @ instruction: 0xf8830404 │ │ │ │ @ instruction: 0x463040f4 │ │ │ │ - ldmib r8, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bls 449dcc <__read_chk@plt+0x3e49f8> │ │ │ │ + b 4e9b70 <__read_chk@plt+0x48479c> │ │ │ │ + bls 449d5c <__read_chk@plt+0x3e4988> │ │ │ │ subcs pc, r0, r6, lsl #17 │ │ │ │ orrsle r2, r4, r0, lsl #22 │ │ │ │ - blcs d2948 <__read_chk@plt+0x6d574> │ │ │ │ + blcs d28d8 <__read_chk@plt+0x6d504> │ │ │ │ rsbhi pc, r3, #0 │ │ │ │ ldrbtmi r4, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ ssat r9, #16, r2, lsl #6 │ │ │ │ strvc pc, [r0], #1289 @ 0x509 │ │ │ │ strtmi r4, [r1], -r8, asr #12 │ │ │ │ @ instruction: 0xf9def132 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 4cc894 <__read_chk@plt+0x4674c0> │ │ │ │ + blls 4cc824 <__read_chk@plt+0x467450> │ │ │ │ subsvs r6, r8, sl, lsl r8 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf7ffac59 │ │ │ │ @ instruction: 0x4640bbba │ │ │ │ @ instruction: 0xf7fd4621 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [r4], {63} @ 0x3f │ │ │ │ str r6, [r6], #-2080 @ 0xfffff7e0 │ │ │ │ - eorseq r3, r7, r0, lsr #10 │ │ │ │ + mlaseq r7, r0, r5, r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r7, r2, lsl #10 │ │ │ │ - andseq sp, sl, sl, lsl #14 │ │ │ │ - andseq sp, sl, r0, lsl #14 │ │ │ │ - mulseq sl, lr, r5 │ │ │ │ - mulseq sl, r6, r5 │ │ │ │ - andseq sp, sl, ip, lsr r5 │ │ │ │ - andseq sp, sl, r8, lsr r5 │ │ │ │ - @ instruction: 0x001ad6b2 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r5, sl, r8, asr r5 │ │ │ │ - andseq r4, sl, sl, asr #18 │ │ │ │ - andseq sp, sl, ip, lsr #12 │ │ │ │ - andseq sp, sl, sl, lsr #12 │ │ │ │ + eorseq r3, r7, r2, ror r5 │ │ │ │ + andseq sp, sl, lr, lsl r6 │ │ │ │ + andseq sp, sl, r4, lsl r6 │ │ │ │ + @ instruction: 0x001ad4b2 │ │ │ │ + andseq sp, sl, sl, lsr #9 │ │ │ │ + andseq sp, sl, r0, asr r4 │ │ │ │ + andseq sp, sl, ip, asr #8 │ │ │ │ + andseq sp, sl, r6, asr #11 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r5, sl, ip, ror #8 │ │ │ │ + andseq r4, sl, lr, asr r8 │ │ │ │ + andseq sp, sl, r0, asr #10 │ │ │ │ + andseq sp, sl, lr, lsr r5 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ - andseq sp, sl, r4, lsr r3 │ │ │ │ - ldrhteq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r8, lsr #7 │ │ │ │ - mlaseq r0, sl, r3, r0 │ │ │ │ - ldrhteq r0, [r0], -lr │ │ │ │ - @ instruction: 0x001afab6 │ │ │ │ - andseq sp, sl, r8, ror r5 │ │ │ │ - andseq sp, sl, r2, ror #10 │ │ │ │ - andseq r9, ip, r0, lsr r9 │ │ │ │ - ldrhteq r2, [r7], -ip │ │ │ │ - eorseq r6, r7, lr, lsr #27 │ │ │ │ + andseq sp, sl, r8, asr #4 │ │ │ │ + ldrhteq r0, [r0], -r8 │ │ │ │ + eorseq r0, r0, ip, lsr #5 │ │ │ │ + mlaseq r0, lr, r2, r0 │ │ │ │ + eorseq r0, r0, r2, asr #3 │ │ │ │ + andseq pc, sl, sl, asr #19 │ │ │ │ + andseq sp, sl, ip, lsl #9 │ │ │ │ + andseq sp, sl, r6, ror r4 │ │ │ │ + andseq r9, ip, r4, asr #16 │ │ │ │ + eorseq r3, r7, ip, lsr #32 │ │ │ │ + eorseq r6, r7, lr, lsl lr │ │ │ │ andeq r0, r0, r0, ror #28 │ │ │ │ - andseq r4, sl, ip, ror #25 │ │ │ │ - mlaeq pc, r2, r2, sl @ │ │ │ │ - andseq ip, sl, r6, ror sp │ │ │ │ - andseq ip, sl, r2, ror sp │ │ │ │ - andseq sp, sl, r0 │ │ │ │ - @ instruction: 0x001accd8 │ │ │ │ - eoreq pc, pc, r0, asr sp @ │ │ │ │ - eoreq pc, pc, ip, lsr #26 │ │ │ │ - eoreq pc, pc, sl, lsl sp @ │ │ │ │ - eoreq pc, pc, r2, lsl sp @ │ │ │ │ - eoreq pc, pc, ip, lsl #26 │ │ │ │ + andseq r4, sl, r0, lsl #24 │ │ │ │ + mlaeq pc, r6, r1, sl @ │ │ │ │ + andseq ip, sl, sl, lsl #25 │ │ │ │ + andseq ip, sl, r6, lsl #25 │ │ │ │ + andseq ip, sl, r4, lsl pc │ │ │ │ + andseq ip, sl, ip, ror #23 │ │ │ │ + eoreq pc, pc, r4, asr ip @ │ │ │ │ + eoreq pc, pc, r0, lsr ip @ │ │ │ │ + eoreq pc, pc, lr, lsl ip @ │ │ │ │ + eoreq pc, pc, r6, lsl ip @ │ │ │ │ + eoreq pc, pc, r0, lsl ip @ │ │ │ │ + @ instruction: 0x001acdd2 │ │ │ │ + mlaeq pc, r2, fp, pc @ │ │ │ │ @ instruction: 0x001acebe │ │ │ │ - eoreq pc, pc, lr, lsl #25 │ │ │ │ - andseq ip, sl, sl, lsr #31 │ │ │ │ - eoreq pc, pc, lr, lsr #24 │ │ │ │ - blge 115362c <__read_chk@plt+0x10ee258> │ │ │ │ + eoreq pc, pc, r2, lsr fp @ │ │ │ │ + blge 11535bc <__read_chk@plt+0x10ee1e8> │ │ │ │ @ instruction: 0x4618461c │ │ │ │ ldrtmi r2, [r1], -r0, asr #4 │ │ │ │ @ instruction: 0xf7b9931f │ │ │ │ - movwcs lr, #2386 @ 0x952 │ │ │ │ + movwcs lr, #2442 @ 0x98a │ │ │ │ @ instruction: 0xf8847033 │ │ │ │ stmdavs fp!, {r6, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8397 │ │ │ │ ldrbtmi r3, [fp], #-2560 @ 0xfffff600 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ strcs r9, [r0], #-2843 @ 0xfffff4e5 │ │ │ │ @ instruction: 0xf8df9302 │ │ │ │ ldrbtmi r3, [fp], #-2548 @ 0xfffff60c │ │ │ │ - blge 1590a3c <__read_chk@plt+0x152b668> │ │ │ │ + blge 15909cc <__read_chk@plt+0x152b5f8> │ │ │ │ @ instruction: 0x46189314 │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - stmda r6, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda lr!, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwvc pc, #30123 @ 0x75ab @ │ │ │ │ @ instruction: 0x4649aa7b │ │ │ │ andsls r4, r3, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xf88322c7 │ │ │ │ @ instruction: 0xf7b9404f │ │ │ │ - @ instruction: 0xf5abe928 │ │ │ │ + @ instruction: 0xf5abe960 │ │ │ │ @ instruction: 0xf80b732f │ │ │ │ ldmdavc fp, {r0, r2, r4, r5, r7, sl, fp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf5ab834f │ │ │ │ andsvc r7, r3, r4, lsr r2 │ │ │ │ tstls lr, #51200 @ 0xc800 │ │ │ │ tstls r9, #38912 @ 0x9800 │ │ │ │ @@ -72363,101 +72335,101 @@ │ │ │ │ andsvc r2, r1, r0, lsl #2 │ │ │ │ addvs pc, r1, #318767104 @ 0x13000000 │ │ │ │ msrhi CPSR_fsx, #0 │ │ │ │ tstls sl, #48, 22 @ 0xc000 │ │ │ │ ldmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b84479 │ │ │ │ - @ instruction: 0xf8dfee06 │ │ │ │ + @ instruction: 0xf8dfee3e │ │ │ │ andls r3, r1, ip, lsl #19 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - blge 1a90ab0 <__read_chk@plt+0x1a2b6dc> │ │ │ │ + blge 1a90a40 <__read_chk@plt+0x1a2b66c> │ │ │ │ @ instruction: 0x46189315 │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - stmda ip, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r4, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df818c │ │ │ │ ldrbtmi r3, [fp], #-2412 @ 0xfffff694 │ │ │ │ @ instruction: 0x4619461a │ │ │ │ smlabtcc r2, sp, r9, lr │ │ │ │ andls sl, r1, #182272 @ 0x2c800 │ │ │ │ tstls sp, #27262976 @ 0x1a00000 │ │ │ │ ldmdbcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ tstpeq r4, #-2147483608 @ p-variant is OBSOLETE @ 0x80000028 │ │ │ │ @ instruction: 0x46189318 │ │ │ │ andcs r2, r1, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0xf7b84619 │ │ │ │ - stmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7b94619 │ │ │ │ + stmdavs fp!, {r3, r5, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf88b2200 │ │ │ │ @ instruction: 0xf5032013 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs b8908 <__read_chk@plt+0x53534> │ │ │ │ + blcs b8898 <__read_chk@plt+0x534c4> │ │ │ │ tstphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ ldrdhi pc, [r4], -r3 │ │ │ │ svceq 0x0022f1b8 │ │ │ │ movwcs fp, #28632 @ 0x6fd8 │ │ │ │ @ instruction: 0xf1b8dd0e │ │ │ │ svclt 0x00cf0f4f │ │ │ │ vcgt.s8 d18, d6, d15 │ │ │ │ vqdmlal.s q11, d6, d3[5] │ │ │ │ - blx fe184cc6 <__read_chk@plt+0xfe11f8f2> │ │ │ │ + blx fe184c56 <__read_chk@plt+0xfe11f882> │ │ │ │ svclt 0x00dc2308 │ │ │ │ rscvc lr, r8, #323584 @ 0x4f000 │ │ │ │ cmneq r3, #198656 @ 0x30800 │ │ │ │ movwls r9, #47122 @ 0xb812 │ │ │ │ @ instruction: 0xf886f135 │ │ │ │ ldmdals r4, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf882f135 │ │ │ │ ldmdals r3, {r0, r1, r2, r9, sl, lr} │ │ │ │ - svc 0x00b6f7b8 │ │ │ │ + svc 0x00eef7b8 │ │ │ │ ldmdals r9, {r1, r2, r9, sl, lr} │ │ │ │ - svc 0x00b2f7b8 │ │ │ │ + svc 0x00eaf7b8 │ │ │ │ strtmi r9, [r3], #-2827 @ 0xfffff4f5 │ │ │ │ @ instruction: 0x4607443b │ │ │ │ ldmdals sl, {r1, r2, r3, r4, sl, lr} │ │ │ │ @ instruction: 0xf872f135 │ │ │ │ @ instruction: 0x46044437 │ │ │ │ @ instruction: 0xf1359815 │ │ │ │ ldrtmi pc, [ip], #-2157 @ 0xfffff793 @ │ │ │ │ ldmdals r8, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7b84434 │ │ │ │ - bls 467e00 <__read_chk@plt+0x402a2c> │ │ │ │ + bls 467e70 <__read_chk@plt+0x402a9c> │ │ │ │ strmi r4, [r0, #1028]! @ 0x404 │ │ │ │ movwcs fp, #4012 @ 0xfac │ │ │ │ - bcs b4b90 <__read_chk@plt+0x4f7bc> │ │ │ │ + bcs b4b20 <__read_chk@plt+0x4f74c> │ │ │ │ movwcs fp, #4056 @ 0xfd8 │ │ │ │ svcls 0x0013b19b │ │ │ │ ldrtmi r2, [r8], -lr, lsr #2 │ │ │ │ - stmib ip!, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r4!, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ addshi pc, r9, #0 │ │ │ │ @ instruction: 0xf7b84638 │ │ │ │ - movwcs lr, #3978 @ 0xf8a │ │ │ │ + movwcs lr, #4034 @ 0xfc2 │ │ │ │ eorsvc r4, r3, r7, lsl #12 │ │ │ │ @ instruction: 0xf7b89813 │ │ │ │ - stmdane r3!, {r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdane r3!, {r2, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strbmi r1, [r4, #-3036] @ 0xfffff424 │ │ │ │ addhi pc, fp, #0, 6 │ │ │ │ @ instruction: 0xf50d9b18 │ │ │ │ movwls r7, #30815 @ 0x785f │ │ │ │ - blls 5f47d0 <__read_chk@plt+0x58f3fc> │ │ │ │ + blls 5f4760 <__read_chk@plt+0x58f38c> │ │ │ │ movwls r4, #26176 @ 0x6640 │ │ │ │ - blls 7357d4 <__read_chk@plt+0x6d0400> │ │ │ │ + blls 735764 <__read_chk@plt+0x6d0390> │ │ │ │ movwls r4, #22071 @ 0x5637 │ │ │ │ movwls r9, #19225 @ 0x4b19 │ │ │ │ movwls r9, #15123 @ 0x3b13 │ │ │ │ movwls r9, #11028 @ 0x2b14 │ │ │ │ movwls r9, #6930 @ 0x1b12 │ │ │ │ ldmdacc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ @ instruction: 0xf7b84619 │ │ │ │ - stmdavs r9!, {r1, r2, r3, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r9!, {r1, r2, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf888ab21 │ │ │ │ @ instruction: 0xf50163e7 │ │ │ │ movwls r5, #45376 @ 0xb140 │ │ │ │ teqpvc r9, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0xf8d1931d │ │ │ │ smlawblt fp, r0, r2, r3 │ │ │ │ @ instruction: 0xf7fa4648 │ │ │ │ @@ -72469,59 +72441,59 @@ │ │ │ │ @ instruction: 0xf8810001 │ │ │ │ movtcs r0, #4341 @ 0x10f5 │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ smlabtvs r2, sp, r9, lr │ │ │ │ streq pc, [r1], #-4 │ │ │ │ stmdals ip, {r1, r3, r8, fp, ip, pc} │ │ │ │ strhi lr, [r0, -sp, asr #19] │ │ │ │ - stc2 1, cr15, [r8], {57} @ 0x39 │ │ │ │ + blx fece84c2 <__read_chk@plt+0xfec830ee> │ │ │ │ stmdacs r3, {r0, r3, r5, fp, sp, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, r5, r1, r8 @ │ │ │ │ movweq pc, #868 @ 0x364 @ │ │ │ │ rscscc pc, r5, r1, lsl #17 │ │ │ │ sbcshi pc, r3, r0 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - bls 3cc2cc <__read_chk@plt+0x366ef8> │ │ │ │ - bcs ca0b8 <__read_chk@plt+0x64ce4> │ │ │ │ + bls 3cc25c <__read_chk@plt+0x366e88> │ │ │ │ + bcs ca048 <__read_chk@plt+0x64c74> │ │ │ │ sbchi pc, lr, r0 │ │ │ │ movwcs r9, #2572 @ 0xa0c │ │ │ │ subcc pc, r0, r2, lsl #17 │ │ │ │ - blcs d2cb8 <__read_chk@plt+0x6d8e4> │ │ │ │ - bge ffe29280 <__read_chk@plt+0xffdc3eac> │ │ │ │ + blcs d2c48 <__read_chk@plt+0x6d874> │ │ │ │ + bge ffe29210 <__read_chk@plt+0xffdc3e3c> │ │ │ │ andcc pc, r0, #10027008 @ 0x990000 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dfaaf0 │ │ │ │ - bls 4f9f54 <__read_chk@plt+0x494b80> │ │ │ │ + bls 4f9ee4 <__read_chk@plt+0x494b10> │ │ │ │ @ instruction: 0xf8b958d4 │ │ │ │ ldmib sp, {r2, r3, r5, r7, r8, r9, ip, sp}^ │ │ │ │ vst4.8 {d2,d4,d6,d8}, [r3], ip │ │ │ │ - blcc c4ea8 <__read_chk@plt+0x5fad4> │ │ │ │ + blcc c4e38 <__read_chk@plt+0x5fa64> │ │ │ │ svclt 0x00186820 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf0cc9b10 │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8d3acf2 │ │ │ │ andcs r6, sl, ip, lsr #5 │ │ │ │ @ instruction: 0x33acf8b9 │ │ │ │ @ instruction: 0x1778f8df │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ ldrbtmi r1, [r9], #-3615 @ 0xfffff1e1 │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ - @ instruction: 0xff5af136 │ │ │ │ + @ instruction: 0xff02f136 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ teqphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ - blls 4b58e8 <__read_chk@plt+0x450514> │ │ │ │ + blls 4b5878 <__read_chk@plt+0x4504a4> │ │ │ │ ldrdcs lr, [ip, -sp] │ │ │ │ strls r9, [r1], -r0, lsl #14 │ │ │ │ @ instruction: 0xff04f0cc │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 416b9c <__read_chk@plt+0x3b17c8> │ │ │ │ + blls 416b2c <__read_chk@plt+0x3b1758> │ │ │ │ @ instruction: 0x73acf8b9 │ │ │ │ ldmdavs r9, {r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf4079b10 │ │ │ │ strtmi r6, [r0], -r1, lsl #15 │ │ │ │ stmib sp, {r8, r9, sl, fp, ip, sp}^ │ │ │ │ svclt 0x00186601 │ │ │ │ strls r2, [r0, -r1, lsl #14] │ │ │ │ @@ -72530,86 +72502,86 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x110df893 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ bicne pc, r7, r6, ror #6 │ │ │ │ smlabbne sp, r3, r8, pc @ │ │ │ │ addne pc, r6, #96, 6 @ 0x80000001 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - bllt ff02a13c <__read_chk@plt+0xfefc4d68> │ │ │ │ + bllt ff02a0cc <__read_chk@plt+0xfefc4cf8> │ │ │ │ @ instruction: 0x3704f8df │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - blls 41abc0 <__read_chk@plt+0x3b57ec> │ │ │ │ + blls 41ab50 <__read_chk@plt+0x3b577c> │ │ │ │ cdpls 6, 1, cr4, cr0, cr0, {1} │ │ │ │ ldmdavs r9, {r2, r3, sl, fp, ip, pc} │ │ │ │ strvc lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf8b94622 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blne ff784f68 <__read_chk@plt+0xff71fb94> │ │ │ │ + blne ff784ef8 <__read_chk@plt+0xff71fb24> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8e8f0cd │ │ │ │ @ instruction: 0xf8b96828 │ │ │ │ strtmi r3, [r1], -ip, lsr #7 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ vst1.8 {d4-d6}, [r3 :256], r2 │ │ │ │ - blne ff784f88 <__read_chk@plt+0xff71fbb4> │ │ │ │ + blne ff784f18 <__read_chk@plt+0xff71fb44> │ │ │ │ adceq pc, ip, #208, 16 @ 0xd00000 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf7fe9700 │ │ │ │ @ instruction: 0xf8dff8f5 │ │ │ │ ldrbtmi r1, [r9], #-1720 @ 0xfffff948 │ │ │ │ stmdacs r4, {r1, r3, r4, r6, r8, sl, sp, lr, pc} │ │ │ │ svcge 0x0037f43f │ │ │ │ stmdacs r1, {r0, r1, r9, sl, lr} │ │ │ │ - bls 3e01b8 <__read_chk@plt+0x37ade4> │ │ │ │ - bcs ca1f4 <__read_chk@plt+0x64e20> │ │ │ │ + bls 3e0148 <__read_chk@plt+0x37ad74> │ │ │ │ + bcs ca184 <__read_chk@plt+0x64db0> │ │ │ │ svcge 0x0062f47f │ │ │ │ @ instruction: 0xf1a3682a │ │ │ │ - blx fed6cdbc <__read_chk@plt+0xfed079e8> │ │ │ │ + blx fed6cd4c <__read_chk@plt+0xfed07978> │ │ │ │ smlabbcs r0, r3, r3, pc @ │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf892095b │ │ │ │ vqadd.u32 q8, , │ │ │ │ @ instruction: 0xf88200c3 │ │ │ │ - blls 3ac5a4 <__read_chk@plt+0x3471d0> │ │ │ │ + blls 3ac534 <__read_chk@plt+0x347160> │ │ │ │ @ instruction: 0xf8837019 │ │ │ │ stmdavs fp!, {r6, ip} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8dfe461 │ │ │ │ @ instruction: 0xf8df2670 │ │ │ │ - blls 871ba8 <__read_chk@plt+0x80c7d4> │ │ │ │ + blls 871b38 <__read_chk@plt+0x80c764> │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - blls 4a5bb0 <__read_chk@plt+0x4407dc> │ │ │ │ + blls 4a5b40 <__read_chk@plt+0x44076c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - ldrt sl, [pc], #-2602 @ ac1f8 <__read_chk@plt+0x46e24> │ │ │ │ + ldrt sl, [pc], #-2602 @ ac188 <__read_chk@plt+0x46db4> │ │ │ │ strtmi r4, [r1], -r0, asr #12 │ │ │ │ @ instruction: 0xf988f7fd │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r0!, {r0, r1, r5, r6, r7, sl, fp, sp, pc} │ │ │ │ ldrdlt lr, [lr, #-69] @ 0xffffffbb │ │ │ │ ldrbt r2, [lr], r0, lsl #12 │ │ │ │ subcs r9, r1, #29 │ │ │ │ stmdals ip, {r0, r1, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ - svc 0x0048f7b8 │ │ │ │ + svc 0x0080f7b8 │ │ │ │ bfi r9, sp, (invalid: 22:2) │ │ │ │ @ instruction: 0x3634f8df │ │ │ │ ldmpl r6, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d3e6f1 │ │ │ │ stmdbcs r0, {r3, r7, r9, ip} │ │ │ │ orrshi pc, r6, r0 │ │ │ │ - bcs ca260 <__read_chk@plt+0x64e8c> │ │ │ │ + bcs ca1f0 <__read_chk@plt+0x64e1c> │ │ │ │ ldclge 4, cr15, [r5], {63} @ 0x3f │ │ │ │ ldrsbthi pc, [r0], -sp @ │ │ │ │ strbmi r2, [r0], -r1, asr #4 │ │ │ │ - svc 0x0032f7b8 │ │ │ │ + svc 0x006af7b8 │ │ │ │ @ instruction: 0x1610f8df │ │ │ │ andcs r4, r9, r2, asr #12 │ │ │ │ @ instruction: 0xf8884479 │ │ │ │ @ instruction: 0xf1367040 │ │ │ │ - @ instruction: 0xf8b9fe9b │ │ │ │ + @ instruction: 0xf8b9fe43 │ │ │ │ stmdavs r0!, {r2, r3, r5, r7, r8, r9, ip, sp} │ │ │ │ vst1.16 {d4-d6}, [r3], r2 │ │ │ │ stmdbls sp, {r0, r7, r8, r9, sp, lr} │ │ │ │ svclt 0x00183b00 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf0cc9b10 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -72619,18 +72591,18 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34479 │ │ │ │ @ instruction: 0xf8b972ac │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ @ instruction: 0xf1b36381 │ │ │ │ svclt 0x00180800 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - mrc2 1, 3, pc, cr6, cr6, {1} │ │ │ │ + mrc2 1, 0, pc, cr14, cr6, {1} │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ subshi pc, sl, #0 │ │ │ │ - blls 4b5eb0 <__read_chk@plt+0x450adc> │ │ │ │ + blls 4b5e40 <__read_chk@plt+0x450a6c> │ │ │ │ ldrdcs lr, [ip, -sp] │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf0cc9701 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ subshi pc, r7, #64 @ 0x40 │ │ │ │ andcs r9, r0, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xf881682b │ │ │ │ @@ -72638,22 +72610,22 @@ │ │ │ │ @ instruction: 0xf8df5340 │ │ │ │ ldrbtmi r2, [sl], #-1424 @ 0xfffffa70 │ │ │ │ @ instruction: 0xf7ff9212 │ │ │ │ @ instruction: 0x4621b995 │ │ │ │ strbtvc pc, [r4], #-1549 @ 0xfffff9f3 @ │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf7b84620 │ │ │ │ - strtmi lr, [r0], -r0, ror #29 │ │ │ │ + qadd16mi lr, r0, r8 │ │ │ │ mvnsvc pc, #132, 16 @ 0x840000 │ │ │ │ - stcl 7, cr15, [r2, #736]! @ 0x2e0 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr8, {5} │ │ │ │ rsbsvc pc, pc, #192, 10 @ 0x30000000 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r3, [r1], -r3, lsl #4 │ │ │ │ @ instruction: 0xf7b84620 │ │ │ │ - bls 4e6cdc <__read_chk@plt+0x481908> │ │ │ │ + bls 4e6d4c <__read_chk@plt+0x481978> │ │ │ │ mvnsvc pc, #132, 16 @ 0x840000 │ │ │ │ movweq pc, #33026 @ 0x8102 @ │ │ │ │ strmi lr, [r2, -r2, asr #19] │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf7ffa963 │ │ │ │ ldrtmi fp, [r8], -r4, asr #17 │ │ │ │ @@ -72671,408 +72643,408 @@ │ │ │ │ stmib sp, {r0, r1, r3, r4, r9, fp, ip, pc}^ │ │ │ │ andcs r3, r1, #268435456 @ 0x10000000 │ │ │ │ strcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldrsbge pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46502350 │ │ │ │ @ instruction: 0xf7b84619 │ │ │ │ - @ instruction: 0xf5abedb2 │ │ │ │ + @ instruction: 0xf5abedea │ │ │ │ ldrbmi r7, [r0], -r7, lsl #6 │ │ │ │ - beq e84b8 <__read_chk@plt+0x830e4> │ │ │ │ + beq e8448 <__read_chk@plt+0x83074> │ │ │ │ subge pc, pc, r3, lsl #17 │ │ │ │ mcr2 1, 3, pc, cr4, cr4, {1} @ │ │ │ │ - bne ff9d2fc0 <__read_chk@plt+0xff96dbec> │ │ │ │ + bne ff9d2f50 <__read_chk@plt+0xff96db7c> │ │ │ │ adcmi r4, r6, #4, 8 @ 0x4000000 │ │ │ │ mcrrge 6, 11, pc, sl, cr15 @ │ │ │ │ eorsvc pc, r4, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavc r3, {r1, r2, r3, r9, ip, pc} │ │ │ │ ldmdals r9, {r0, r1, r3, r6, r8, ip, sp, pc} │ │ │ │ - stc 7, cr15, [lr, #736] @ 0x2e0 │ │ │ │ - bne 9d2bdc <__read_chk@plt+0x96d808> │ │ │ │ + stcl 7, cr15, [r6, #736] @ 0x2e0 │ │ │ │ + bne 9d2b6c <__read_chk@plt+0x96d798> │ │ │ │ @ instruction: 0xf88242a6 │ │ │ │ @ instruction: 0xf6bfa000 │ │ │ │ @ instruction: 0x4638ac3b │ │ │ │ mcr2 1, 2, pc, cr12, cr4, {1} @ │ │ │ │ ldrtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ andcs r4, r5, #136314880 @ 0x8200000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bl 1dea2a4 <__read_chk@plt+0x1d84ed0> │ │ │ │ + bl febea234 <__read_chk@plt+0xfeb84e60> │ │ │ │ strtcc pc, [r8], #2271 @ 0x8df │ │ │ │ andls r2, r1, r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46382332 │ │ │ │ @ instruction: 0xf7b84619 │ │ │ │ - @ instruction: 0x4638ed7e │ │ │ │ + @ instruction: 0x4638edb6 │ │ │ │ mrc2 1, 1, pc, cr6, cr4, {1} │ │ │ │ - bl fe9727f0 <__read_chk@plt+0xfe90d41c> │ │ │ │ + bl fe972780 <__read_chk@plt+0xfe90d3ac> │ │ │ │ adcmi r0, r6, #167772160 @ 0xa000000 │ │ │ │ ldcge 6, cr15, [ip], {191} @ 0xbf │ │ │ │ - blne fe95243c <__read_chk@plt+0xfe8ed068> │ │ │ │ + blne fe9523cc <__read_chk@plt+0xfe8ecff8> │ │ │ │ @ instruction: 0xf7b8920e │ │ │ │ - bls 467988 <__read_chk@plt+0x4025b4> │ │ │ │ + bls 4679f8 <__read_chk@plt+0x402624> │ │ │ │ strmi r1, [r2], r3, lsl #31 │ │ │ │ - bl fe9bce68 <__read_chk@plt+0xfe957a94> │ │ │ │ + bl fe9bcdf8 <__read_chk@plt+0xfe957a24> │ │ │ │ svclt 0x0038040a │ │ │ │ @ instruction: 0xf8df1a83 │ │ │ │ svclt 0x0034246c │ │ │ │ movwcs r3, #15107 @ 0x3b03 │ │ │ │ ldmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ sbcspl r9, r0, r3, lsl sl │ │ │ │ @ instruction: 0xf7b84610 │ │ │ │ - strmi lr, [r4], #-3408 @ 0xfffff2b0 │ │ │ │ + strmi lr, [r4], #-3464 @ 0xfffff278 │ │ │ │ @ instruction: 0xf6bf42a6 │ │ │ │ @ instruction: 0xf5ababff │ │ │ │ @ instruction: 0xf89a7a2a │ │ │ │ movwlt r3, #12288 @ 0x3000 │ │ │ │ - blcs 1732c0 <__read_chk@plt+0x10deec> │ │ │ │ + blcs 173250 <__read_chk@plt+0x10de7c> │ │ │ │ cmnphi lr, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ ldrtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r9, [r9], #-2074 @ 0xfffff7e6 │ │ │ │ - stcl 7, cr15, [r8, #736]! @ 0x2e0 │ │ │ │ + mcr 7, 1, pc, cr0, cr8, {5} @ │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ cmnphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stccc 8, cr9, [r3], {26} │ │ │ │ - ldc 7, cr15, [r4, #-736]! @ 0xfffffd20 │ │ │ │ + stcl 7, cr15, [ip, #-736]! @ 0xfffffd20 │ │ │ │ movweq lr, #2826 @ 0xb0a │ │ │ │ eorcs r9, r9, #1703936 @ 0x1a0000 │ │ │ │ stccs 8, cr15, [r4], {3} │ │ │ │ - stc 7, cr15, [ip, #-736]! @ 0xfffffd20 │ │ │ │ + stcl 7, cr15, [r4, #-736]! @ 0xfffffd20 │ │ │ │ stmdbls lr, {r1, r7, sl, lr} │ │ │ │ stcne 8, cr15, [r3], {10} │ │ │ │ @ instruction: 0xf77f42b4 │ │ │ │ ldmdals r5, {r0, r3, r4, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ stc2l 1, cr15, [sl, #208]! @ 0xd0 │ │ │ │ strne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ subcs r4, pc, #136314880 @ 0x8200000 │ │ │ │ ldmdals r5, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - mrc 7, 0, APSR_nzcv, cr2, cr8, {5} │ │ │ │ + mcr 7, 2, pc, cr10, cr8, {5} @ │ │ │ │ mvnvc pc, #717225984 @ 0x2ac00000 │ │ │ │ andcs r9, r0, #1376256 @ 0x150000 │ │ │ │ subcs pc, pc, r3, lsl #17 │ │ │ │ ldc2l 1, cr15, [sl, #208] @ 0xd0 │ │ │ │ - bl fe9728a8 <__read_chk@plt+0xfe90d4d4> │ │ │ │ + bl fe972838 <__read_chk@plt+0xfe90d464> │ │ │ │ addsmi r0, lr, #671088640 @ 0x28000000 │ │ │ │ - blge ff0e9fa0 <__read_chk@plt+0xff084bcc> │ │ │ │ - blne fe852508 <__read_chk@plt+0xfe7ed134> │ │ │ │ - stc 7, cr15, [r8, #-736] @ 0xfffffd20 │ │ │ │ + blge ff0e9f30 <__read_chk@plt+0xff084b5c> │ │ │ │ + blne fe852498 <__read_chk@plt+0xfe7ed0c4> │ │ │ │ + stcl 7, cr15, [r0, #-736] @ 0xfffffd20 │ │ │ │ addsmi r1, r6, #520 @ 0x208 │ │ │ │ - blne fe1a0cbc <__read_chk@plt+0xfe13b8e8> │ │ │ │ + blne fe1a0c4c <__read_chk@plt+0xfe13b878> │ │ │ │ orrhi pc, r5, r0, asr #32 │ │ │ │ @ instruction: 0xf80b2300 │ │ │ │ @ instruction: 0xf7ff3cb4 │ │ │ │ @ instruction: 0xf8b9bbb1 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blcs c52d0 <__read_chk@plt+0x5fefc> │ │ │ │ + blcs c5260 <__read_chk@plt+0x5fe8c> │ │ │ │ svcge 0x0041f43f │ │ │ │ ldrbtmi r4, [fp], #-3051 @ 0xfffff415 │ │ │ │ ldmdals r2, {r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [r8, #208]! @ 0xd0 │ │ │ │ strmi r1, [r0, #2596]! @ 0xa24 │ │ │ │ addhi pc, r3, r0, asr #5 │ │ │ │ ldrbtmi r4, [fp], #-3047 @ 0xfffff419 │ │ │ │ strb r9, [r9, #-786]! @ 0xfffffcee │ │ │ │ cmncs pc, r0, lsl r6 @ │ │ │ │ - @ instruction: 0xf9c8f153 │ │ │ │ + @ instruction: 0xf970f153 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 857828 <__read_chk@plt+0x7f2454> │ │ │ │ + blls 8577b8 <__read_chk@plt+0x7f23e4> │ │ │ │ @ instruction: 0x46512214 │ │ │ │ tstls sl, #8, 22 @ 0x2000 │ │ │ │ @ instruction: 0xf7b84618 │ │ │ │ - strb lr, [r3], #3538 @ 0xdd2 │ │ │ │ + strb lr, [r3], #3594 @ 0xe0a │ │ │ │ andscs sl, r4, #2490368 @ 0x260000 │ │ │ │ - blge d569c0 <__read_chk@plt+0xcf15ec> │ │ │ │ + blge d56950 <__read_chk@plt+0xcf157c> │ │ │ │ tstls lr, #25 │ │ │ │ - stcl 7, cr15, [r8, #736] @ 0x2e0 │ │ │ │ + mcr 7, 0, pc, cr0, cr8, {5} @ │ │ │ │ ldmibmi sl, {r1, r2, r3, r5, r7, sl, sp, lr, pc}^ │ │ │ │ - bls 3b4548 <__read_chk@plt+0x34f174> │ │ │ │ + bls 3b44d8 <__read_chk@plt+0x34f104> │ │ │ │ @ instruction: 0xf1364479 │ │ │ │ - @ instruction: 0xf7fffd33 │ │ │ │ + @ instruction: 0xf7fffcdb │ │ │ │ stmdavs r0!, {r2, r4, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbls r0, {r1, r4, r5, r6, r7, pc} │ │ │ │ stc2l 0, cr15, [r6], {204} @ 0xcc │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ - blge 1e9740 <__read_chk@plt+0x18436c> │ │ │ │ - bllt 116a544 <__read_chk@plt+0x1105170> │ │ │ │ + blge 1e96d0 <__read_chk@plt+0x1842fc> │ │ │ │ + bllt 116a4d4 <__read_chk@plt+0x1105100> │ │ │ │ @ instruction: 0xf04f230f │ │ │ │ ldrbt r0, [r3], #2128 @ 0x850 │ │ │ │ @ instruction: 0x33acf8b9 │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ - blmi ff3dac68 <__read_chk@plt+0xff375894> │ │ │ │ + blmi ff3dabf8 <__read_chk@plt+0xff375824> │ │ │ │ strbt r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf8829a0c │ │ │ │ - bmi ff330668 <__read_chk@plt+0xff2cb294> │ │ │ │ + bmi ff3305f8 <__read_chk@plt+0xff2cb224> │ │ │ │ andsls r4, r2, #2046820352 @ 0x7a000000 │ │ │ │ stmdalt ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r9, r1, #28, 22 @ 0x7000 │ │ │ │ stccc 3, cr9, [r1], {1} │ │ │ │ ldmdals r5, {r1, r2, r6, r7, r8, r9, fp, lr} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - stc 7, cr15, [r6], #736 @ 0x2e0 │ │ │ │ - bllt 10aa588 <__read_chk@plt+0x10451b4> │ │ │ │ + ldcl 7, cr15, [lr], {184} @ 0xb8 │ │ │ │ + bllt 10aa518 <__read_chk@plt+0x1045144> │ │ │ │ ldrbtmi r4, [fp], #-3010 @ 0xfffff43e │ │ │ │ - blls 4256bc <__read_chk@plt+0x3c02e8> │ │ │ │ + blls 42564c <__read_chk@plt+0x3c0278> │ │ │ │ cdpls 6, 1, cr4, cr0, cr0, {1} │ │ │ │ ldmdavs r9, {r2, r3, sl, fp, ip, pc} │ │ │ │ strvc lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf8b94622 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blne ff7853b0 <__read_chk@plt+0xff71ffdc> │ │ │ │ + blne ff785340 <__read_chk@plt+0xff71ff6c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ cdp2 0, 12, cr15, cr4, cr12, {6} │ │ │ │ @ instruction: 0xf8b96829 │ │ │ │ ldrtmi r3, [r2], -ip, lsr #7 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ orrvs pc, r1, #50331648 @ 0x3000000 │ │ │ │ @ instruction: 0xf8d11bdb │ │ │ │ svclt 0x001802ac │ │ │ │ strtmi r2, [r1], -r1, lsl #6 │ │ │ │ @ instruction: 0xf7fd9700 │ │ │ │ ldmibmi r0!, {r0, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r9, r2, lsr #12 │ │ │ │ @ instruction: 0xf1364479 │ │ │ │ - @ instruction: 0xf7fffcd5 │ │ │ │ + @ instruction: 0xf7fffc7d │ │ │ │ svcls 0x0015bb36 │ │ │ │ @ instruction: 0xf1344638 │ │ │ │ stmibmi fp!, {r0, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - b 166a4e0 <__read_chk@plt+0x160510c> │ │ │ │ + b fe46a470 <__read_chk@plt+0xfe40509c> │ │ │ │ andcs r4, r1, #168, 22 @ 0x2a000 │ │ │ │ ldrbtmi r9, [fp], #-1 │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0x46194638 │ │ │ │ - stcl 7, cr15, [r0], #-736 @ 0xfffffd20 │ │ │ │ + ldc 7, cr15, [r8], {184} @ 0xb8 │ │ │ │ @ instruction: 0xf1344638 │ │ │ │ strmi pc, [r4], #-3353 @ 0xfffff2e7 │ │ │ │ strmi r1, [r0, #2980]! @ 0xba4 │ │ │ │ svcge 0x0060f6bf │ │ │ │ @ instruction: 0xf1349814 │ │ │ │ stmdavs fp!, {r0, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034607 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs b9038 <__read_chk@plt+0x53c64> │ │ │ │ + blcs b8fc8 <__read_chk@plt+0x53bf4> │ │ │ │ sbchi pc, fp, r0 │ │ │ │ ldrbtmi r4, [fp], #-2970 @ 0xfffff466 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ - blne ff9d32b4 <__read_chk@plt+0xff96dee0> │ │ │ │ - blmi fe6d1254 <__read_chk@plt+0xfe66be80> │ │ │ │ + blne ff9d3244 <__read_chk@plt+0xff96de70> │ │ │ │ + blmi fe6d11e4 <__read_chk@plt+0xfe66be10> │ │ │ │ ldrbtmi r9, [fp], #-3604 @ 0xfffff1ec │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0x46194630 │ │ │ │ - ldc 7, cr15, [ip], #-736 @ 0xfffffd20 │ │ │ │ + ldcl 7, cr15, [r4], #-736 @ 0xfffffd20 │ │ │ │ movwvc pc, #30123 @ 0x75ab @ │ │ │ │ @ instruction: 0x26004630 │ │ │ │ subvs pc, pc, r3, lsl #17 │ │ │ │ ldc2l 1, cr15, [r0], #208 @ 0xd0 │ │ │ │ strmi r4, [r0, #1028]! @ 0x404 │ │ │ │ svcge 0x0038f6bf │ │ │ │ ldrvc pc, [r4, -fp, lsr #11]! │ │ │ │ teqlt fp, fp, lsr r8 │ │ │ │ @ instruction: 0xf7b89819 │ │ │ │ - bne 9e76fc <__read_chk@plt+0x982328> │ │ │ │ + bne 9e776c <__read_chk@plt+0x982398> │ │ │ │ eorsvc r4, lr, r0, lsr #11 │ │ │ │ svcge 0x002cf6bf │ │ │ │ - bl fe9d26dc <__read_chk@plt+0xfe96d308> │ │ │ │ + bl fe9d266c <__read_chk@plt+0xfe96d298> │ │ │ │ @ instruction: 0xf7b80608 │ │ │ │ - svcne 0x0083ec14 │ │ │ │ - blmi fe1fd114 <__read_chk@plt+0xfe197d40> │ │ │ │ - blne fe25c370 <__read_chk@plt+0xfe1f6f9c> │ │ │ │ + svcne 0x0083ec4c │ │ │ │ + blmi fe1fd0a4 <__read_chk@plt+0xfe197cd0> │ │ │ │ + blne fe25c300 <__read_chk@plt+0xfe1f6f2c> │ │ │ │ ldrbtmi r2, [fp], #-1542 @ 0xfffff9fa │ │ │ │ cdpcc 6, 0, cr4, cr3, cr7, {0} │ │ │ │ ldmdavs r8, {r2, r5, r6, r7, r8, r9, fp, ip} │ │ │ │ orrspl r9, r8, r3, lsl fp │ │ │ │ @ instruction: 0xf7b84618 │ │ │ │ - strmi lr, [r4], #-3076 @ 0xfffff3fc │ │ │ │ + strmi lr, [r4], #-3132 @ 0xfffff3c4 │ │ │ │ @ instruction: 0xf6bf45a0 │ │ │ │ @ instruction: 0xf5abaf13 │ │ │ │ ldmdavc r3!, {r1, r3, r5, r9, sl, ip, sp, lr} │ │ │ │ - bl fe9d8e94 <__read_chk@plt+0xfe973ac0> │ │ │ │ - blcs 16d2ec <__read_chk@plt+0x107f18> │ │ │ │ + bl fe9d8e24 <__read_chk@plt+0xfe973a50> │ │ │ │ + blcs 16d27c <__read_chk@plt+0x107ea8> │ │ │ │ addshi pc, lr, r0, lsl #6 │ │ │ │ ldmdals sl, {r3, r4, r5, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf7b84479 │ │ │ │ - @ instruction: 0x4607ec9e │ │ │ │ + @ instruction: 0x4607ecd6 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdals sl, {r0, r2, r4, r7, pc} │ │ │ │ @ instruction: 0xf7b83c03 │ │ │ │ - ldmdane r3!, {r1, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdane r3!, {r1, r5, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r9, #1703936 @ 0x1a0000 │ │ │ │ stccs 8, cr15, [r4], {3} │ │ │ │ - bl ff96a5d8 <__read_chk@plt+0xff905204> │ │ │ │ + ldc 7, cr15, [sl], {184} @ 0xb8 │ │ │ │ strmi r4, [r0, #1030]! @ 0x406 │ │ │ │ stcvc 8, cr15, [r3], {6} │ │ │ │ mrcge 6, 7, APSR_nzcv, cr0, cr15, {5} │ │ │ │ @ instruction: 0xf7b89818 │ │ │ │ - @ instruction: 0x4606ebda │ │ │ │ + @ instruction: 0x4606ec12 │ │ │ │ stmdale sp!, {r0, r1, fp, sp}^ │ │ │ │ teqcs sl, #118784 @ 0x1d000 │ │ │ │ ldccc 8, cr15, [r4], {34} @ 0x22 │ │ │ │ stmdavs fp!, {r2, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034621 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7fc02ac │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge 146982c <__read_chk@plt+0x1404458> │ │ │ │ + bge 14697bc <__read_chk@plt+0x14043e8> │ │ │ │ str r6, [r0, -r0, lsr #16] │ │ │ │ @ instruction: 0xf134981a │ │ │ │ @ instruction: 0xf5abfc89 │ │ │ │ andcs r7, r0, #-1476395008 @ 0xa8000000 │ │ │ │ andsvc r1, sl, r4, lsr #20 │ │ │ │ @ instruction: 0x4630e692 │ │ │ │ @ instruction: 0xf7fc4621 │ │ │ │ stmdacs r0, {r0, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x007bf43e │ │ │ │ strb r6, [r5], #2080 @ 0x820 │ │ │ │ ldrbtmi r4, [r9], #-2391 @ 0xfffff6a9 │ │ │ │ - blt 1eea75c <__read_chk@plt+0x1e85388> │ │ │ │ + blt 1eea6ec <__read_chk@plt+0x1e85318> │ │ │ │ @ instruction: 0x46214638 │ │ │ │ mrc2 7, 6, pc, cr4, cr12, {7} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r0!, {r0, r1, r3, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ - blls 425de4 <__read_chk@plt+0x3c0a10> │ │ │ │ + blls 425d74 <__read_chk@plt+0x3c09a0> │ │ │ │ cdpls 6, 1, cr4, cr0, cr0, {1} │ │ │ │ ldmdavs r9, {r2, r3, sl, fp, ip, pc} │ │ │ │ strvc lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf8b94622 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ - blne ff785590 <__read_chk@plt+0xff7201bc> │ │ │ │ + blne ff785520 <__read_chk@plt+0xff72014c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ ldc2l 0, cr15, [r4, #816] @ 0x330 │ │ │ │ @ instruction: 0xf8b96828 │ │ │ │ strtmi r3, [r1], -ip, lsr #7 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ vst1.8 {d4-d6}, [r3 :256], r2 │ │ │ │ - blne ff7855b0 <__read_chk@plt+0xff7201dc> │ │ │ │ + blne ff785540 <__read_chk@plt+0xff72016c> │ │ │ │ adceq pc, ip, #208, 16 @ 0xd00000 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf7fd9700 │ │ │ │ stmdbmi r0, {r0, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - bmi 109b0e0 <__read_chk@plt+0x1035d0c> │ │ │ │ + bmi 109b070 <__read_chk@plt+0x1035c9c> │ │ │ │ ldrbtmi r3, [sl], #-2819 @ 0xfffff4fd │ │ │ │ - bls 6c680c <__read_chk@plt+0x661438> │ │ │ │ + bls 6c679c <__read_chk@plt+0x6613c8> │ │ │ │ @ instruction: 0xf7ff50d0 │ │ │ │ @ instruction: 0xf8b9ba29 │ │ │ │ vst2.32 {d3-d6}, [r3 :128], ip │ │ │ │ stmdblt r3!, {r0, r7, r8, r9, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2873 @ 0xfffff4c7 │ │ │ │ @ instruction: 0xf7b8e72e │ │ │ │ - blmi ee6b98 <__read_chk@plt+0xe817c4> │ │ │ │ + blmi ee6c08 <__read_chk@plt+0xe81834> │ │ │ │ @ instruction: 0xe729447b │ │ │ │ andcs r9, r9, #24, 30 @ 0x60 │ │ │ │ - blne fe9beccc <__read_chk@plt+0xfe9598f8> │ │ │ │ + blne fe9bec5c <__read_chk@plt+0xfe959888> │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - mrrc 7, 11, pc, r8, cr8 @ │ │ │ │ + ldc 7, cr15, [r0], {184} @ 0xb8 │ │ │ │ @ instruction: 0xf7b84638 │ │ │ │ - strmi lr, [r4], #-2910 @ 0xfffff4a2 │ │ │ │ + strmi lr, [r4], #-2966 @ 0xfffff46a │ │ │ │ @ instruction: 0xf6bf45a0 │ │ │ │ str sl, [r1, sp, ror #28] │ │ │ │ @ instruction: 0xf134981a │ │ │ │ @ instruction: 0xf5abfc1d │ │ │ │ - bne 9c94c0 <__read_chk@plt+0x9640ec> │ │ │ │ + bne 9c9450 <__read_chk@plt+0x96407c> │ │ │ │ strmi r2, [r0, #512]! @ 0x200 │ │ │ │ @ instruction: 0xf6bf701a │ │ │ │ strb sl, [pc, -r1, ror #28]! │ │ │ │ - eoreq pc, pc, sl, lsl fp @ │ │ │ │ - andseq pc, sl, r2, lsl r3 @ │ │ │ │ - andseq ip, sl, r8, lsr #27 │ │ │ │ - andseq r8, fp, r2, lsl #30 │ │ │ │ - eoreq pc, pc, r6, ror sl @ │ │ │ │ - andseq r8, sl, r0, asr #29 │ │ │ │ - andseq r2, sl, r8, lsr #4 │ │ │ │ + eoreq pc, pc, lr, lsl sl @ │ │ │ │ + andseq pc, sl, r6, lsr #4 │ │ │ │ + @ instruction: 0x001accbc │ │ │ │ + andseq r8, fp, r6, lsl lr │ │ │ │ + eoreq pc, pc, sl, ror r9 @ │ │ │ │ + @ instruction: 0x001a8dd4 │ │ │ │ + andseq r2, sl, r0, ror r1 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ - andseq ip, sl, r6, lsr #15 │ │ │ │ - andseq ip, sl, ip, asr #18 │ │ │ │ - mulseq sl, sl, r9 │ │ │ │ - @ instruction: 0x001a88f0 │ │ │ │ - andseq fp, fp, r2, lsl r2 │ │ │ │ + @ instruction: 0x001ac6ba │ │ │ │ + andseq ip, sl, r0, ror #16 │ │ │ │ + andseq ip, sl, lr, lsr #17 │ │ │ │ + andseq r8, sl, r4, lsl #16 │ │ │ │ + andseq fp, fp, r6, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #30 │ │ │ │ - andseq ip, sl, r0, lsl r9 │ │ │ │ - @ instruction: 0x001ac5f0 │ │ │ │ - eoreq pc, pc, sl, ror #12 │ │ │ │ - @ instruction: 0x001ac8fc │ │ │ │ - andseq ip, sl, ip, asr #17 │ │ │ │ - andseq ip, sl, ip, lsl #12 │ │ │ │ - andseq sl, pc, r0, asr #17 │ │ │ │ - andseq ip, sl, r6, asr r6 │ │ │ │ - andseq sl, sl, r4, lsl fp │ │ │ │ - andseq r4, sp, sl, ror #23 │ │ │ │ - eoreq pc, pc, sl, asr r4 @ │ │ │ │ - andseq ip, sl, r8, asr r6 │ │ │ │ - eoreq pc, pc, r4, ror #7 │ │ │ │ - ldrdeq pc, [pc], -r8 @ │ │ │ │ - andseq ip, sl, ip, asr r4 │ │ │ │ - andseq ip, sl, r2, lsl #10 │ │ │ │ - andseq ip, sl, ip, asr #11 │ │ │ │ - andseq ip, sl, r0, ror #12 │ │ │ │ - @ instruction: 0x001b8fde │ │ │ │ - eoreq pc, pc, r2, lsl #6 │ │ │ │ - andseq ip, sl, r2, lsl r6 │ │ │ │ - andseq sl, pc, lr, lsr #12 │ │ │ │ - andseq ip, sl, r0, asr #7 │ │ │ │ - andseq ip, sl, lr, lsl #9 │ │ │ │ - andseq ip, sl, r4, asr r4 │ │ │ │ - andseq sl, pc, sl, lsl #10 │ │ │ │ - eoreq pc, pc, r2, ror #2 │ │ │ │ - @ instruction: 0x001d48d4 │ │ │ │ - andseq ip, sl, r2, ror r4 │ │ │ │ + andseq ip, sl, r4, lsr #16 │ │ │ │ + andseq ip, sl, r4, lsl #10 │ │ │ │ + eoreq pc, pc, lr, ror #10 │ │ │ │ + andseq ip, sl, r0, lsl r8 │ │ │ │ + andseq ip, sl, r0, ror #15 │ │ │ │ + andseq ip, sl, r0, lsr #10 │ │ │ │ + @ instruction: 0x001fa7d4 │ │ │ │ + andseq ip, sl, sl, ror #10 │ │ │ │ + andseq sl, sl, r8, lsr #20 │ │ │ │ + @ instruction: 0x001d4afe │ │ │ │ + eoreq pc, pc, lr, asr r3 @ │ │ │ │ + andseq ip, sl, ip, ror #10 │ │ │ │ + eoreq pc, pc, r8, ror #5 │ │ │ │ + ldrdeq pc, [pc], -ip @ │ │ │ │ + andseq ip, sl, r0, ror r3 │ │ │ │ + andseq ip, sl, r6, lsl r4 │ │ │ │ + andseq ip, sl, r0, ror #9 │ │ │ │ + andseq ip, sl, r4, ror r5 │ │ │ │ + @ instruction: 0x001b8ef2 │ │ │ │ + eoreq pc, pc, r6, lsl #4 │ │ │ │ + andseq ip, sl, r6, lsr #10 │ │ │ │ + andseq sl, pc, r2, asr #10 │ │ │ │ + @ instruction: 0x001ac2d4 │ │ │ │ + andseq ip, sl, r2, lsr #7 │ │ │ │ + andseq ip, sl, r8, ror #6 │ │ │ │ + andseq sl, pc, lr, lsl r4 @ │ │ │ │ + eoreq pc, pc, r6, rrx │ │ │ │ + andseq r4, sp, r8, ror #15 │ │ │ │ + andseq ip, sl, r6, lsl #7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r4], -r5, lsr #22 │ │ │ │ ldrbtmi r4, [fp], #-2597 @ 0xfffff5db │ │ │ │ teqle sp, r0, lsl #18 │ │ │ │ andls pc, r2, r3, asr r8 @ │ │ │ │ strcs r7, [r0], -r5, lsr #16 │ │ │ │ eors fp, r0, sp, lsr r9 │ │ │ │ strbmi r4, [r1], -r8, lsr #12 │ │ │ │ - b fe36a7e0 <__read_chk@plt+0xfe30540c> │ │ │ │ + b ff16a770 <__read_chk@plt+0xff10539c> │ │ │ │ svcpl 0x0001f814 │ │ │ │ strcc fp, [r1], -sp, asr #6 │ │ │ │ ldrdhi pc, [r0], -r9 │ │ │ │ ldclle 14, cr2, [r3, #240]! @ 0xf0 │ │ │ │ - ldmib r2!, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib sl!, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r6, [r7], -r3, lsl #16 │ │ │ │ andscc pc, r5, r3, lsr r8 @ │ │ │ │ strble r0, [fp, #1178]! @ 0x49a │ │ │ │ andcs r4, sl, r1, asr #12 │ │ │ │ - b 1e6a808 <__read_chk@plt+0x1e05434> │ │ │ │ + b fec6a798 <__read_chk@plt+0xfec053c4> │ │ │ │ @ instruction: 0xb1b37863 │ │ │ │ strcc r6, [r1], #-2106 @ 0xfffff7c6 │ │ │ │ @ instruction: 0xf814e002 │ │ │ │ orrlt r3, r3, r1, lsl #30 │ │ │ │ andscc pc, r3, r2, lsr r8 @ │ │ │ │ ldrbtle r0, [r8], #1179 @ 0x49b │ │ │ │ cmplt r5, r5, lsr #16 │ │ │ │ ldrdhi pc, [r0], -r9 │ │ │ │ strcs r4, [r1], -r8, lsr #12 │ │ │ │ @ instruction: 0xf7b84641 │ │ │ │ - @ instruction: 0xf814ea62 │ │ │ │ + @ instruction: 0xf814ea9a │ │ │ │ stccs 15, cr5, [r0, #-4] │ │ │ │ @ instruction: 0xf8d9d1d5 │ │ │ │ andcs r1, sl, r0 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - blt 15ea848 <__read_chk@plt+0x1585474> │ │ │ │ + blt fe3ea7d8 <__read_chk@plt+0xfe385404> │ │ │ │ andls pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf8d92007 │ │ │ │ @ instruction: 0xf7b81000 │ │ │ │ - sbfx lr, r0, #20, #28 │ │ │ │ - mlaseq r7, lr, pc, r1 @ │ │ │ │ + ldr lr, [fp, r8, lsl #21]! │ │ │ │ + eorseq r2, r7, lr │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0xf5004a5c │ │ │ │ - blmi 17c1a98 <__read_chk@plt+0x175c6c4> │ │ │ │ + blmi 17c1a28 <__read_chk@plt+0x175c654> │ │ │ │ ldrbtmi fp, [sl], #-134 @ 0xffffff7a │ │ │ │ ldrbtmi r4, [lr], #-3675 @ 0xfffff1a5 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ @ instruction: 0xf8d40300 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @@ -73086,439 +73058,439 @@ │ │ │ │ strbmi r6, [r0], -r3, asr #32 │ │ │ │ cdp2 0, 13, cr15, cr2, cr7, {5} │ │ │ │ rsble r2, r4, r0, lsl #26 │ │ │ │ ldrbcc pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ @ instruction: 0xf5039504 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0x463871f0 │ │ │ │ - b 1a6a8d0 <__read_chk@plt+0x1a054fc> │ │ │ │ + b fe86a860 <__read_chk@plt+0xfe80548c> │ │ │ │ @ instruction: 0x46024639 │ │ │ │ @ instruction: 0xf7b74628 │ │ │ │ - strmi lr, [r5], -r8, ror #22 │ │ │ │ + strmi lr, [r5], -r0, lsr #23 │ │ │ │ @ instruction: 0xf13d4640 │ │ │ │ - @ instruction: 0x2d00f91b │ │ │ │ + stccs 8, cr15, [r0, #-780] @ 0xfffffcf4 │ │ │ │ @ instruction: 0xf8d4d14b │ │ │ │ @ instruction: 0xf13300e8 │ │ │ │ stmdacs r2, {r0, r1, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r3, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ stmdacs r1, {r2, r5, ip, lr, pc} │ │ │ │ - blmi 1020f20 <__read_chk@plt+0xfbbb4c> │ │ │ │ + blmi 1020eb0 <__read_chk@plt+0xfbbadc> │ │ │ │ ldrdcs pc, [r8], #132 @ 0x84 @ │ │ │ │ ldmpl r4!, {r2, r3, r4, r5, r8, fp, lr}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strmi r9, [r2], -r1, lsl #4 │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf7b84620 │ │ │ │ - tstcs r1, lr, asr #20 │ │ │ │ + smlabbcs r1, r6, sl, lr │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xf04fff47 │ │ │ │ - bmi db8e44 <__read_chk@plt+0xd53a70> │ │ │ │ + bmi db8dd4 <__read_chk@plt+0xd53a00> │ │ │ │ ldrbtmi r4, [sl], #-2863 @ 0xfffff4d1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r1, asr r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - bmi c3f710 <__read_chk@plt+0xbda33c> │ │ │ │ + bmi c3f6a0 <__read_chk@plt+0xbda2cc> │ │ │ │ ldrdne pc, [r8], #132 @ 0x84 @ │ │ │ │ ldmpl r5!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ adcsvc pc, r2, #8388608 @ 0x800000 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r4, r1, #40, 12 @ 0x2800000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - b aea964 <__read_chk@plt+0xa85590> │ │ │ │ + b 18ea8f4 <__read_chk@plt+0x1885520> │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xff22f7ff │ │ │ │ @ instruction: 0xf7b82004 │ │ │ │ - @ instruction: 0xf8d4e8ce │ │ │ │ + @ instruction: 0xf8d4e906 │ │ │ │ @ instruction: 0xf13100e8 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r0, r6, lsl fp │ │ │ │ @ instruction: 0xf10de7d1 │ │ │ │ ldmdami lr, {r4, fp} │ │ │ │ @ instruction: 0xf1564478 │ │ │ │ - strmi pc, [r5], -fp, lsl #24 │ │ │ │ + @ instruction: 0x4605fbb3 │ │ │ │ ldmdbmi r7, {r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8d44a1a │ │ │ │ ldrbtmi r0, [sl], #-232 @ 0xffffff18 │ │ │ │ ldmdapl r4!, {r2, r4, r7, r9, ip, sp}^ │ │ │ │ andcs lr, r0, sp, asr #19 │ │ │ │ ldr r2, [r1, r1, lsl #4]! │ │ │ │ ldrdvs pc, [r8], #132 @ 0x84 @ │ │ │ │ - b ff86a9b4 <__read_chk@plt+0xff8055e0> │ │ │ │ + bl 66a944 <__read_chk@plt+0x605570> │ │ │ │ stmdavs r0, {r2, r4, sl, fp, lr} │ │ │ │ mcr2 1, 4, pc, cr4, cr1, {1} @ │ │ │ │ stmib sp, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf04f6001 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ strls r4, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ - ldmib r0!, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b aea964 <__read_chk@plt+0xa85590> │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ mcr2 7, 7, pc, cr10, cr15, {7} @ │ │ │ │ @ instruction: 0xf7b7e7a1 │ │ │ │ - svclt 0x0000ef5e │ │ │ │ - eorseq r1, r7, sl, ror #29 │ │ │ │ + svclt 0x0000ef96 │ │ │ │ + eorseq r1, r7, sl, asr pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r7, r6, ror #29 │ │ │ │ + eorseq r1, r7, r6, asr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r5, r7, r4, asr #26 │ │ │ │ - eorseq r1, r7, sl, lsr lr │ │ │ │ - eorseq r5, r7, r8, lsl #26 │ │ │ │ - mlaeq pc, r8, lr, lr @ │ │ │ │ - ldrhteq r5, [r7], -r2 │ │ │ │ - andseq ip, sl, r4, lsl #9 │ │ │ │ + ldrhteq r5, [r7], -r4 │ │ │ │ + eorseq r1, r7, sl, lsr #29 │ │ │ │ + eorseq r5, r7, r8, ror sp │ │ │ │ + mlaeq pc, ip, sp, lr @ │ │ │ │ + eorseq r5, r7, r2, lsr #26 │ │ │ │ + mulseq sl, r8, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec03d34 <__read_chk@plt+0xfeb9e960> │ │ │ │ + bl fec03cc4 <__read_chk@plt+0xfeb9e8f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 5f0afc <__read_chk@plt+0x58b728> │ │ │ │ - blmi 618d48 <__read_chk@plt+0x5b3974> │ │ │ │ + bmi 5f0a8c <__read_chk@plt+0x58b6b8> │ │ │ │ + blmi 618cd8 <__read_chk@plt+0x5b3904> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf0a70300 │ │ │ │ andls pc, r0, r7, asr #24 │ │ │ │ stmdavs r4, {r5, r7, r8, ip, sp, pc}^ │ │ │ │ andcs r4, r0, #3145728 @ 0x300000 │ │ │ │ subsvs r4, sl, r8, ror #12 │ │ │ │ cdp2 0, 0, cr15, cr12, cr7, {5} │ │ │ │ - bmi 3d90f8 <__read_chk@plt+0x373d24> │ │ │ │ + bmi 3d9088 <__read_chk@plt+0x373cb4> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r8, lsl #2 │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ - blx fe8690e2 <__read_chk@plt+0xfe803d0e> │ │ │ │ + blx 1269072 <__read_chk@plt+0x1203c9e> │ │ │ │ strb r4, [ip, r4, lsl #12]! │ │ │ │ - svc 0x0016f7b7 │ │ │ │ - eorseq r1, r7, r2, asr #26 │ │ │ │ + svc 0x004ef7b7 │ │ │ │ + ldrhteq r1, [r7], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r7, sl, lsl sp │ │ │ │ - strhteq lr, [pc], -lr │ │ │ │ + eorseq r1, r7, sl, lsl #27 │ │ │ │ + eoreq lr, pc, r2, asr #25 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ - bmi ffe410 <__read_chk@plt+0xf9903c> │ │ │ │ + bmi ffe3a0 <__read_chk@plt+0xf98fcc> │ │ │ │ adclt r4, lr, sp, lsr fp │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi r8, [r8], #244 @ 0xf4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932d │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ stmdavs r4, {r1, r3, r6, ip, lr, pc} │ │ │ │ suble r2, r7, r0, lsl #24 │ │ │ │ ldrsbge pc, [ip], #143 @ 0x8f @ │ │ │ │ @ instruction: 0xf1004689 │ │ │ │ cdpge 5, 0, cr0, cr7, cr8, {0} │ │ │ │ strd r4, [r3], -sl │ │ │ │ - blmi 2ead3c <__read_chk@plt+0x285968> │ │ │ │ + blmi 2eaccc <__read_chk@plt+0x2858f8> │ │ │ │ eorsle r2, fp, r0, lsl #24 │ │ │ │ - blcs cac7c <__read_chk@plt+0x658a8> │ │ │ │ + blcs cac0c <__read_chk@plt+0x65838> │ │ │ │ orrscs sp, r6, #248 @ 0xf8 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strvc lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf7b8a000 │ │ │ │ - blmi be71a8 <__read_chk@plt+0xb81dd4> │ │ │ │ + blmi be7218 <__read_chk@plt+0xb81e44> │ │ │ │ andcs r2, r0, #16777216 @ 0x1000000 │ │ │ │ ldrtmi r2, [r0], -lr, ror #2 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ movwls r9, #21504 @ 0x5400 │ │ │ │ @ instruction: 0xf9e4f033 │ │ │ │ mvnle r2, r9, ror r8 │ │ │ │ stccs 8, cr15, [r8], {85} @ 0x55 │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ - blx ee8ec8 <__read_chk@plt+0xe83af4> │ │ │ │ + blx ee8e58 <__read_chk@plt+0xe83a84> │ │ │ │ stccc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ movwls fp, #2856 @ 0xb28 │ │ │ │ - blmi 8f5444 <__read_chk@plt+0x890070> │ │ │ │ + blmi 8f53d4 <__read_chk@plt+0x890000> │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf115447b │ │ │ │ @ instruction: 0xf855fb2b │ │ │ │ @ instruction: 0xf1b92c08 │ │ │ │ eorle r0, r5, r0, lsl #30 │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ ldmdbmi fp, {r0, r1, r3, r5, r8, r9, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf99af136 │ │ │ │ - blmi 2eadb4 <__read_chk@plt+0x2859e0> │ │ │ │ + @ instruction: 0xf942f136 │ │ │ │ + blmi 2ead44 <__read_chk@plt+0x285970> │ │ │ │ bicle r2, r3, r0, lsl #24 │ │ │ │ - blmi 4ff4c4 <__read_chk@plt+0x49a0f0> │ │ │ │ + blmi 4ff454 <__read_chk@plt+0x49a080> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls c06cd8 <__read_chk@plt+0xba1904> │ │ │ │ + blls c06c68 <__read_chk@plt+0xba1894> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r5, r0, lsl #6 │ │ │ │ pop {r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x462287f0 │ │ │ │ @ instruction: 0x46494618 │ │ │ │ stc2l 0, cr15, [r6, #-772] @ 0xfffffcfc │ │ │ │ - blle feb76c8c <__read_chk@plt+0xfeb118b8> │ │ │ │ + blle feb76c1c <__read_chk@plt+0xfeb11848> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0c26959 │ │ │ │ @ instruction: 0xe7a5fbf5 │ │ │ │ ldrbtmi r4, [fp], #-2827 @ 0xfffff4f5 │ │ │ │ - blmi 3a6c04 <__read_chk@plt+0x341830> │ │ │ │ + blmi 3a6b94 <__read_chk@plt+0x3417c0> │ │ │ │ @ instruction: 0xe7d6447b │ │ │ │ - mcr 7, 4, pc, cr10, cr7, {5} @ │ │ │ │ - eorseq r1, r7, ip, asr #25 │ │ │ │ + mcr 7, 6, pc, cr2, cr7, {5} @ │ │ │ │ + eorseq r1, r7, ip, lsr sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r7, r6, asr #25 │ │ │ │ - @ instruction: 0x001ac3b0 │ │ │ │ + eorseq r1, r7, r6, lsr sp │ │ │ │ + andseq ip, sl, r4, asr #5 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - mulseq sl, r0, r3 │ │ │ │ - andseq ip, sl, lr, lsl #7 │ │ │ │ - eorseq r1, r7, ip, lsl ip │ │ │ │ - andseq ip, sl, lr, ror #5 │ │ │ │ - andseq ip, sl, r8, ror #5 │ │ │ │ + andseq ip, sl, r4, lsr #5 │ │ │ │ + andseq ip, sl, r2, lsr #5 │ │ │ │ + eorseq r1, r7, ip, lsl #25 │ │ │ │ + andseq ip, sl, r2, lsl #4 │ │ │ │ + @ instruction: 0x001ac1fc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldcleq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ stcpl 5, cr15, [r6, #692] @ 0x2b4 │ │ │ │ addlt r4, r3, r5, lsl r6 │ │ │ │ @ instruction: 0xf10d4aa9 │ │ │ │ @ instruction: 0xf50d08c8 │ │ │ │ ldrbtmi r5, [sl], #-1158 @ 0xfffffb7a │ │ │ │ movwls r4, #22145 @ 0x5681 │ │ │ │ - blmi fea39d10 <__read_chk@plt+0xfe9d493c> │ │ │ │ + blmi fea39ca0 <__read_chk@plt+0xfe9d48cc> │ │ │ │ @ instruction: 0xf8df468a │ │ │ │ ldrbtmi fp, [fp], #664 @ 0x298 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f6023 │ │ │ │ @ instruction: 0xf0cd0300 │ │ │ │ @ instruction: 0xf848f885 │ │ │ │ strbmi r0, [r8], -r4, lsr #25 │ │ │ │ - blx ffa69030 <__read_chk@plt+0xffa03c5c> │ │ │ │ + blx ffa68fc0 <__read_chk@plt+0xffa03bec> │ │ │ │ stcmi 8, cr15, [r4], #352 @ 0x160 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r2, r5, r8, pc} │ │ │ │ svcmi 0x009cb1ab │ │ │ │ - ldrbtmi r4, [pc], #-3740 @ acd34 <__read_chk@plt+0x47960> │ │ │ │ + ldrbtmi r4, [pc], #-3740 @ accc4 <__read_chk@plt+0x478f0> │ │ │ │ ldmdavc sl, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r4, r5, r1, lsr r6 │ │ │ │ stmdavs r2!, {r9, fp, sp}^ │ │ │ │ ldrtmi fp, [fp], -r8, lsl #30 │ │ │ │ - @ instruction: 0xf924f136 │ │ │ │ + @ instruction: 0xf8ccf136 │ │ │ │ svccc 0x0008f854 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ stcmi 8, cr15, [r4], #352 @ 0x160 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strcc r8, [r8], #-268 @ 0xfffffef4 │ │ │ │ and r3, r5, r1, lsl #26 │ │ │ │ stccc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ adcmi r3, fp, #8, 8 @ 0x8000000 │ │ │ │ adchi pc, lr, r0 │ │ │ │ stccc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - blcs be5fc <__read_chk@plt+0x59228> │ │ │ │ + blcs be58c <__read_chk@plt+0x591b8> │ │ │ │ stmibmi ip, {r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r4, r5, sl, lsr #12 │ │ │ │ @ instruction: 0xf1364479 │ │ │ │ - @ instruction: 0xf50df907 │ │ │ │ + @ instruction: 0xf50df8af │ │ │ │ tstcc r0, #469762050 @ 0x1c000002 │ │ │ │ - blcs 1c6df8 <__read_chk@plt+0x161a24> │ │ │ │ + blcs 1c6d88 <__read_chk@plt+0x1619b4> │ │ │ │ stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ rsble r2, r1, r0, lsl #12 │ │ │ │ orrpl pc, r7, #54525952 @ 0x3400000 │ │ │ │ ldmdavs fp, {r4, r8, r9, ip, sp} │ │ │ │ rsble r2, pc, r5, lsl #22 │ │ │ │ streq pc, [r8], #-424 @ 0xfffffe58 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46204651 │ │ │ │ - ldmdb ip!, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4!, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8884b7d │ │ │ │ @ instruction: 0x17ee6ff8 │ │ │ │ andne pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0x23abf64a │ │ │ │ @ instruction: 0x23aaf6c2 │ │ │ │ - blx fe1911e6 <__read_chk@plt+0xfe12be12> │ │ │ │ + blx fe191176 <__read_chk@plt+0xfe12bda2> │ │ │ │ stmdavs fp, {r0, r2, r9, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbteq lr, [r2], -r6, asr #23 │ │ │ │ @ instruction: 0xf893220c │ │ │ │ - blx 139242 <__read_chk@plt+0xd3e6e> │ │ │ │ + blx 1391d2 <__read_chk@plt+0xd3dfe> │ │ │ │ @ instruction: 0xf0135516 │ │ │ │ @ instruction: 0xf1050701 │ │ │ │ rsbsle r0, sl, r1, lsl #10 │ │ │ │ @ instruction: 0xf7b84620 │ │ │ │ - blmi 1ca6f8c <__read_chk@plt+0x1c41bb8> │ │ │ │ + blmi 1ca6ffc <__read_chk@plt+0x1c41c28> │ │ │ │ strvs lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf5c0447b │ │ │ │ andcs r5, r1, #128, 2 │ │ │ │ movwls r3, #257 @ 0x101 │ │ │ │ @ instruction: 0xf04f4420 │ │ │ │ @ instruction: 0xf7b833ff │ │ │ │ - tstcs r0, r4, ror #16 │ │ │ │ + @ instruction: 0x2100e89c │ │ │ │ ldcge 0, cr2, [r0, #-28] @ 0xffffffe4 │ │ │ │ - mrc2 1, 6, pc, cr8, cr10, {1} │ │ │ │ + mcr2 1, 4, pc, cr0, cr10, {1} @ │ │ │ │ andcs r4, r1, #104448 @ 0x19800 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ strge lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf7b84619 │ │ │ │ - @ instruction: 0x4651e854 │ │ │ │ + ldrbmi lr, [r1], -ip, lsl #17 │ │ │ │ @ instruction: 0xf0c14648 │ │ │ │ @ instruction: 0xf5b0f899 │ │ │ │ @ instruction: 0xf0005f80 │ │ │ │ stmdacs r0, {r2, r3, r4, r7, pc} │ │ │ │ @ instruction: 0x07c2d074 │ │ │ │ @ instruction: 0xf50dd563 │ │ │ │ tstcc r0, #469762050 @ 0x1c000002 │ │ │ │ - blcs 106ebc <__read_chk@plt+0xa1ae8> │ │ │ │ + blcs 106e4c <__read_chk@plt+0xa1a78> │ │ │ │ @ instruction: 0x4621d97c │ │ │ │ @ instruction: 0x464a4650 │ │ │ │ @ instruction: 0xf9baf0cd │ │ │ │ orrpl pc, r7, #54525952 @ 0x3400000 │ │ │ │ ldmdavs fp, {r4, r8, r9, ip, sp} │ │ │ │ stmdale sp, {r2, r8, r9, fp, sp} │ │ │ │ addpl pc, r7, #54525952 @ 0x3400000 │ │ │ │ andscc r2, r0, #1409286144 @ 0x54000000 │ │ │ │ sbcsmi r6, r3, r2, lsl r8 │ │ │ │ strle r0, [r5, #-2011] @ 0xfffff825 │ │ │ │ stceq 8, cr15, [r4], #352 @ 0x160 │ │ │ │ - bls 1fe7a4 <__read_chk@plt+0x1993d0> │ │ │ │ + bls 1fe734 <__read_chk@plt+0x199360> │ │ │ │ mcr2 7, 4, pc, cr14, cr15, {7} @ │ │ │ │ stcmi 8, cr15, [r4], #352 @ 0x160 │ │ │ │ stmdavs r3!, {r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4620b133 │ │ │ │ - mrc2 1, 6, pc, cr2, cr12, {1} │ │ │ │ + mrc2 1, 3, pc, cr10, cr12, {1} │ │ │ │ svccc 0x0008f854 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf13ca809 │ │ │ │ - andcs pc, r1, fp, asr #29 │ │ │ │ + andcs pc, r1, r3, ror lr @ │ │ │ │ @ instruction: 0xf50d4a44 │ │ │ │ - blmi f814c4 <__read_chk@plt+0xf1c0f0> │ │ │ │ + blmi f81454 <__read_chk@plt+0xf1c080> │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd168 │ │ │ │ andlt r5, r3, r6, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r0, #60, 18 @ 0xf0000 │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - @ instruction: 0xf85ef136 │ │ │ │ + @ instruction: 0xf806f136 │ │ │ │ orrpl pc, r7, #54525952 @ 0x3400000 │ │ │ │ ldmdavs fp, {r4, r8, r9, ip, sp} │ │ │ │ stmible r3, {r2, r8, r9, fp, sp}^ │ │ │ │ @ instruction: 0x4628e7d0 │ │ │ │ @ instruction: 0xf11ead0a │ │ │ │ andscs pc, r4, #593920 @ 0x91000 │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - ldm ip, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r4, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8084628 │ │ │ │ @ instruction: 0xf1567c8c │ │ │ │ - strtmi pc, [r0], -pc, asr #19 │ │ │ │ - svc 0x00dcf7b7 │ │ │ │ + @ instruction: 0x4620f977 │ │ │ │ + ldmda r4, {r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmib sp, {r1, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r5, [fp], #-1537 @ 0xfffff9ff │ │ │ │ - blls 266ce4 <__read_chk@plt+0x201910> │ │ │ │ + blls 266c74 <__read_chk@plt+0x2018a0> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xb3a22170 │ │ │ │ andcs r4, r5, r8, lsr #18 │ │ │ │ - @ instruction: 0xf1364479 │ │ │ │ - @ instruction: 0xe797f833 │ │ │ │ + @ instruction: 0xf1354479 │ │ │ │ + @ instruction: 0xe797ffdb │ │ │ │ ldrdcs pc, [r4], -r9 │ │ │ │ stmdbmi r5!, {r1, r6, r8, r9, ip, sp, pc} │ │ │ │ andcs r4, r5, r3, asr r6 │ │ │ │ - @ instruction: 0xf1364479 │ │ │ │ - @ instruction: 0xf50df829 │ │ │ │ + @ instruction: 0xf1354479 │ │ │ │ + @ instruction: 0xf50dffd1 │ │ │ │ tstcc r0, #469762050 @ 0x1c000002 │ │ │ │ - blcs 1c6fb4 <__read_chk@plt+0x161be0> │ │ │ │ + blcs 1c6f44 <__read_chk@plt+0x161b70> │ │ │ │ ldr sp, [fp, lr, lsl #19] │ │ │ │ andcs r4, r1, #31744 @ 0x7c00 │ │ │ │ cmncs lr, r8, lsr #12 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ andcs r9, r0, #0, 4 │ │ │ │ @ instruction: 0xf0339307 │ │ │ │ stmdacs lr!, {r0, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4621d0d3 │ │ │ │ @ instruction: 0x464a4650 │ │ │ │ @ instruction: 0xf930f0cd │ │ │ │ stccc 7, cr14, [r1, #-488] @ 0xfffffe18 │ │ │ │ ldmdbmi r6, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - @ instruction: 0xf808f136 │ │ │ │ + @ instruction: 0xffb0f135 │ │ │ │ str r2, [pc, r0] │ │ │ │ ldrbtmi r4, [sl], #-2579 @ 0xfffff5ed │ │ │ │ - bmi 5a6ed8 <__read_chk@plt+0x541b04> │ │ │ │ + bmi 5a6e68 <__read_chk@plt+0x541a94> │ │ │ │ @ instruction: 0xe7c7447a │ │ │ │ - ldc 7, cr15, [r4, #-732] @ 0xfffffd24 │ │ │ │ - eorseq r1, r7, lr, lsl #23 │ │ │ │ + stcl 7, cr15, [ip, #-732] @ 0xfffffd24 │ │ │ │ + ldrshteq r1, [r7], -lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r7, lr, ror fp │ │ │ │ - mulseq lr, r2, fp │ │ │ │ - @ instruction: 0x001ac2d4 │ │ │ │ - andseq ip, sl, r4, lsr #5 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq ip, sl, ip, lsr r2 │ │ │ │ - andseq ip, sl, r2, lsr r2 │ │ │ │ - ldrsbteq r1, [r7], -r6 │ │ │ │ - andseq ip, sl, r2, asr r1 │ │ │ │ - andseq ip, sl, sl, lsr r1 │ │ │ │ - andseq ip, sl, r0, lsr #3 │ │ │ │ - andseq ip, sl, r0, ror #2 │ │ │ │ + eorseq r1, r7, lr, ror #23 │ │ │ │ + andseq r8, lr, r6, lsr #21 │ │ │ │ + andseq ip, sl, r8, ror #3 │ │ │ │ + @ instruction: 0x001ac1b8 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq ip, sl, r0, asr r1 │ │ │ │ + andseq ip, sl, r6, asr #2 │ │ │ │ + eorseq r1, r7, r6, asr #20 │ │ │ │ + andseq ip, sl, r6, rrx │ │ │ │ + andseq ip, sl, lr, asr #32 │ │ │ │ + ldrheq ip, [sl], -r4 │ │ │ │ + andseq ip, sl, r4, ror r0 │ │ │ │ @ instruction: 0x000011bc │ │ │ │ - ldrsheq ip, [sl], -r6 │ │ │ │ - andseq r8, lr, lr, lsr r9 │ │ │ │ - andseq r8, lr, r8, lsr r9 │ │ │ │ + andseq ip, sl, sl │ │ │ │ + andseq r8, lr, r2, asr r8 │ │ │ │ + andseq r8, lr, ip, asr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec041e4 <__read_chk@plt+0xfeb9ee10> │ │ │ │ + bl fec04174 <__read_chk@plt+0xfeb9eda0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 19f0e2c <__read_chk@plt+0x198ba58> │ │ │ │ - blmi 1a1924c <__read_chk@plt+0x19b3e78> │ │ │ │ + bmi 19f0dbc <__read_chk@plt+0x198b9e8> │ │ │ │ + blmi 1a191dc <__read_chk@plt+0x19b3e08> │ │ │ │ ldrbtmi r2, [sl], #-5 │ │ │ │ @ instruction: 0x4c654964 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9315 │ │ │ │ @ instruction: 0xf1350300 │ │ │ │ - stmdbge r5, {r0, r1, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbge r5, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0cca806 │ │ │ │ stmdblt r0!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blmi 177f990 <__read_chk@plt+0x171a5bc> │ │ │ │ + blmi 177f920 <__read_chk@plt+0x171a54c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 607088 <__read_chk@plt+0x5a1cb4> │ │ │ │ + blls 607018 <__read_chk@plt+0x5a1c44> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r7, r9, lsr #1 │ │ │ │ - bls 21c7f0 <__read_chk@plt+0x1b741c> │ │ │ │ + bls 21c780 <__read_chk@plt+0x1b73ac> │ │ │ │ ldmdbmi r8, {r2, r3, r8, sl, sp}^ │ │ │ │ ldmib r2, {r0, r2, sp}^ │ │ │ │ ldrbtmi r6, [r9], #-772 @ 0xfffffcfc │ │ │ │ msrvc SPSR_fs, #805306368 @ 0x30000000 │ │ │ │ strvs pc, [r3], -r5, lsl #22 │ │ │ │ @ instruction: 0xf1354632 │ │ │ │ - blmi 15aced8 <__read_chk@plt+0x1547b04> │ │ │ │ + blmi 15acd08 <__read_chk@plt+0x1547934> │ │ │ │ ldmdavs fp!, {r0, r1, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0c168d8 │ │ │ │ ldmdavs r9!, {r0, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf501d04e │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ tstlt r0, r0, ror r1 │ │ │ │ - bcs cb078 <__read_chk@plt+0x65ca4> │ │ │ │ + bcs cb008 <__read_chk@plt+0x65c34> │ │ │ │ @ instruction: 0xf8d3d148 │ │ │ │ @ instruction: 0xb11001f4 │ │ │ │ - bcs cb084 <__read_chk@plt+0x65cb0> │ │ │ │ + bcs cb014 <__read_chk@plt+0x65c40> │ │ │ │ @ instruction: 0xf8d3d160 │ │ │ │ movwlt r4, #16708 @ 0x4144 │ │ │ │ @ instruction: 0xf8543c04 │ │ │ │ biclt r0, r8, r4, lsl #30 │ │ │ │ - blcs cb09c <__read_chk@plt+0x65cc8> │ │ │ │ + blcs cb02c <__read_chk@plt+0x65c58> │ │ │ │ @ instruction: 0xf0a6d0f9 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r0, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ stmdavs r1!, {r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf5034628 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vshr.u64 , q12, #61 │ │ │ │ @@ -73533,15 +73505,15 @@ │ │ │ │ ldmib r4, {r8, sl, sp}^ │ │ │ │ stmib r1, {r2, sl, sp}^ │ │ │ │ strls r4, [r1], #-719 @ 0xfffffd31 │ │ │ │ ldrmi sl, [r9], -r8, lsl #24 │ │ │ │ andcc r4, r1, #120, 8 @ 0x78000000 │ │ │ │ andls r9, r2, #0 │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr4, cr7, {5} │ │ │ │ + svc 0x002cf7b7 │ │ │ │ ldrmi r2, [sl], -r1, lsl #6 │ │ │ │ strls r4, [r0, #-1569] @ 0xfffff9df │ │ │ │ @ instruction: 0xf0a1206e │ │ │ │ bfi pc, sp, #31, #1 @ │ │ │ │ stccs 8, cr6, [r0, #-820] @ 0xfffffccc │ │ │ │ ldrb sp, [lr, sp, lsr #3] │ │ │ │ ldc2l 0, cr15, [sl], #664 @ 0x298 │ │ │ │ @@ -73570,207 +73542,207 @@ │ │ │ │ andls r3, r0, #536870924 @ 0x2000000c │ │ │ │ @ instruction: 0x4632447b │ │ │ │ ldc2 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ adcle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf5016839 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ @ instruction: 0xe78035d4 │ │ │ │ - ldc 7, cr15, [lr], {183} @ 0xb7 │ │ │ │ - mlaseq r7, r2, r8, r1 │ │ │ │ + mrrc 7, 11, pc, r6, cr7 @ │ │ │ │ + eorseq r1, r7, r2, lsl #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq ip, sl, r8, ror #1 │ │ │ │ - eorseq r1, r7, r8, lsl #17 │ │ │ │ - eorseq r1, r7, ip, ror #16 │ │ │ │ - andseq ip, sl, r6, asr #1 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eoreq lr, pc, lr, lsl #17 │ │ │ │ - andseq ip, sl, r8, asr #32 │ │ │ │ - andseq fp, sl, ip, ror #31 │ │ │ │ - @ instruction: 0x001abfb8 │ │ │ │ + @ instruction: 0x001abffc │ │ │ │ + ldrshteq r1, [r7], -r8 │ │ │ │ + ldrsbteq r1, [r7], -ip │ │ │ │ + @ instruction: 0x001abfda │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + mlaeq pc, r2, r7, lr @ │ │ │ │ + andseq fp, sl, ip, asr pc │ │ │ │ + andseq fp, sl, r0, lsl #30 │ │ │ │ + andseq fp, sl, ip, asr #29 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec043b4 <__read_chk@plt+0xfeb9efe0> │ │ │ │ + bl fec04344 <__read_chk@plt+0xfeb9ef70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r6], r8 │ │ │ │ @ instruction: 0xf13b4d22 │ │ │ │ - stmdbmi r2!, {r0, r1, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi r2!, {r0, r1, r2, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ - stcl 7, cr15, [lr], #-732 @ 0xfffffd24 │ │ │ │ + stc 7, cr15, [r6], #732 @ 0x2dc │ │ │ │ strcs r4, [r0], #-2847 @ 0xfffff4e1 │ │ │ │ stmiapl fp!, {r0, r9, sl, sp}^ │ │ │ │ biccc r6, r5, #1769472 @ 0x1b0000 │ │ │ │ ldccs 8, cr15, [r5], #332 @ 0x14c │ │ │ │ stcne 8, cr15, [r9], {83} @ 0x53 │ │ │ │ strmi lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ strls r9, [r0], #-1027 @ 0xfffffbfd │ │ │ │ strvs lr, [r1], -sp, asr #19 │ │ │ │ @ instruction: 0xf8f8f05f │ │ │ │ andcs r4, r5, #376832 @ 0x5c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mrrc 7, 11, pc, r6, cr7 @ │ │ │ │ + stc 7, cr15, [lr], {183} @ 0xb7 │ │ │ │ strmi r2, [r2], -r3, lsl #2 │ │ │ │ @ instruction: 0xf13a2006 │ │ │ │ - ldmdbmi r3, {r0, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbmi r3, {r0, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7b74479 │ │ │ │ - tstcs r3, ip, asr #24 │ │ │ │ + smlabbcs r3, r4, ip, lr │ │ │ │ andcs r4, r8, r2, lsl #12 │ │ │ │ - blx 56970a <__read_chk@plt+0x504336> │ │ │ │ + blx fef69698 <__read_chk@plt+0xfef042c4> │ │ │ │ andcs r4, r5, #229376 @ 0x38000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mcrr 7, 11, pc, r0, cr7 @ │ │ │ │ + ldcl 7, cr15, [r8], #-732 @ 0xfffffd24 │ │ │ │ strmi r2, [r2], -r3, lsl #2 │ │ │ │ @ instruction: 0xf13a200a │ │ │ │ - blmi 36be54 <__read_chk@plt+0x306a80> │ │ │ │ + blmi 36bc84 <__read_chk@plt+0x3068b0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7b74070 │ │ │ │ - svclt 0x0000bf51 │ │ │ │ - ldrhteq r1, [r7], -sl │ │ │ │ - andseq fp, sl, r4, ror #30 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq fp, sl, r2, asr #30 │ │ │ │ - andseq fp, sl, r0, ror pc │ │ │ │ - mulseq sl, lr, pc @ │ │ │ │ + svclt 0x0000bf89 │ │ │ │ + eorseq r1, r7, sl, lsr #14 │ │ │ │ + andseq fp, sl, r8, ror lr │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq fp, sl, r6, asr lr │ │ │ │ + andseq fp, sl, r4, lsl #29 │ │ │ │ + @ instruction: 0x001abeb2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0446c <__read_chk@plt+0xfeb9f098> │ │ │ │ + bl fec043fc <__read_chk@plt+0xfeb9f028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r6], r8 │ │ │ │ @ instruction: 0xf13b4d1f │ │ │ │ - ldmdbmi pc, {r0, r1, r4, r7, r8, fp, ip, sp, lr, pc} @ │ │ │ │ + ldmdbmi pc, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ - ldc 7, cr15, [r2], {183} @ 0xb7 │ │ │ │ + mcrr 7, 11, pc, sl, cr7 @ │ │ │ │ strcs r4, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ stmiapl fp!, {r0, r9, sl, sp}^ │ │ │ │ biccc r6, r5, #1769472 @ 0x1b0000 │ │ │ │ ldccs 8, cr15, [r5], #332 @ 0x14c │ │ │ │ stcne 8, cr15, [r9], {83} @ 0x53 │ │ │ │ strmi lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ strls r9, [r0], #-1027 @ 0xfffffbfd │ │ │ │ strvs lr, [r1], -sp, asr #19 │ │ │ │ @ instruction: 0xf89cf05f │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl fff6b194 <__read_chk@plt+0xfff05dc0> │ │ │ │ + ldc 7, cr15, [r2], #-732 @ 0xfffffd24 │ │ │ │ @ instruction: 0x46024912 │ │ │ │ ldrbtmi r2, [r9], #-6 │ │ │ │ ldrdcc lr, [r0, -r1] │ │ │ │ mrscs r9, (UNDEF: 19) │ │ │ │ - blx 2697b6 <__read_chk@plt+0x2043e2> │ │ │ │ + blx fec69744 <__read_chk@plt+0xfec04370> │ │ │ │ andcs r4, r5, #229376 @ 0x38000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - bl ffb6b1b4 <__read_chk@plt+0xffb05de0> │ │ │ │ + stc 7, cr15, [r2], #-732 @ 0xfffffd24 │ │ │ │ strmi r2, [r2], -r3, lsl #2 │ │ │ │ @ instruction: 0xf13a2008 │ │ │ │ - blmi 36bda8 <__read_chk@plt+0x3069d4> │ │ │ │ + blmi 36bbd8 <__read_chk@plt+0x306804> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7b74070 │ │ │ │ - svclt 0x0000befb │ │ │ │ - eorseq r1, r7, r2, lsl #12 │ │ │ │ - andseq fp, sl, ip, lsr #29 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq fp, sl, r2, asr pc │ │ │ │ - eorseq pc, ip, r6, lsr pc @ │ │ │ │ - andseq fp, sl, r6, asr pc │ │ │ │ + svclt 0x0000bf33 │ │ │ │ + eorseq r1, r7, r2, ror r6 │ │ │ │ + andseq fp, sl, r0, asr #27 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq fp, sl, r6, ror #28 │ │ │ │ + eorseq pc, ip, r6, lsr #31 │ │ │ │ + andseq fp, sl, sl, ror #28 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ ldrbtmi r4, [fp], #-2818 @ 0xfffff4fe │ │ │ │ andne lr, r0, r3, asr #19 │ │ │ │ svclt 0x00a4f7ff │ │ │ │ - eorseq pc, ip, r2, ror #29 │ │ │ │ + eorseq pc, ip, r2, asr pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 7, cr15, cr8, cr12, {6} │ │ │ │ ldrhlt r4, [r9], #155 @ 0x9b │ │ │ │ strcs r4, [r0], #-2235 @ 0xfffff745 │ │ │ │ ldrbtmi r4, [r9], #-2747 @ 0xfffff545 │ │ │ │ andls r4, r7, r8, ror r4 │ │ │ │ stmpl sl, {r1, r3, r4, r5, r7, r8, r9, fp, lr} │ │ │ │ subsls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf88d58c5 │ │ │ │ stmdavs lr!, {r2, r3, r4, r5, r7, lr} │ │ │ │ @ instruction: 0xf7ff9609 │ │ │ │ - blmi fee2d000 <__read_chk@plt+0xfedc7c2c> │ │ │ │ + blmi fee2cf90 <__read_chk@plt+0xfedc7bbc> │ │ │ │ strtmi r2, [r1], -sl, lsl #4 │ │ │ │ adcsvs r4, r3, fp, ror r4 │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ ldrbcc pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ - beq fe3eb6bc <__read_chk@plt+0xfe3862e8> │ │ │ │ - mcr 7, 2, pc, cr2, cr6, {5} @ │ │ │ │ + beq fe3eb64c <__read_chk@plt+0xfe386278> │ │ │ │ + mrc 7, 3, APSR_nzcv, cr10, cr6, {5} │ │ │ │ strmi r1, [r2], -r3, asr #28 │ │ │ │ vqdmulh.s d2, d0, d4 │ │ │ │ - blmi fec0d78c <__read_chk@plt+0xfeba83b8> │ │ │ │ + blmi fec0d71c <__read_chk@plt+0xfeba8348> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strtmi r9, [sl], -r8, lsl #4 │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ svcge 0x000e4baa │ │ │ │ @ instruction: 0xf50dac0d │ │ │ │ ldrbtmi r7, [fp], #-2694 @ 0xfffff57a │ │ │ │ - blmi fead1fb0 <__read_chk@plt+0xfea6cbdc> │ │ │ │ + blmi fead1f40 <__read_chk@plt+0xfea6cb6c> │ │ │ │ @ instruction: 0x467546f1 │ │ │ │ ldrbtmi r4, [fp], #-1680 @ 0xfffff970 │ │ │ │ ldrtmi r9, [r3], -r4, lsl #6 │ │ │ │ @ instruction: 0x469b4676 │ │ │ │ rsb pc, ip, sp, lsl #17 │ │ │ │ smlabbls ip, sp, r8, pc @ │ │ │ │ cdpcs 2, 0, cr2, cr1, cr5, {0} │ │ │ │ adcshi pc, sl, r0, asr #6 │ │ │ │ andcs r9, r0, r4, lsl #18 │ │ │ │ - bl 1deb2a0 <__read_chk@plt+0x1d85ecc> │ │ │ │ + bl febeb230 <__read_chk@plt+0xfeb85e5c> │ │ │ │ @ instruction: 0x46192332 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7b74638 │ │ │ │ - @ instruction: 0xf8d8ed82 │ │ │ │ + @ instruction: 0xf8d8edba │ │ │ │ andcs r3, r0, #0 │ │ │ │ @ instruction: 0xf5034650 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133127 │ │ │ │ @ instruction: 0xf8db0f04 │ │ │ │ svclt 0x000c3280 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stcvc 4, cr15, [r0], {79} @ 0x4f │ │ │ │ cmpcs r0, #14221312 @ 0xd90000 │ │ │ │ strpl lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ strls r4, [r0, -r9, asr #4] │ │ │ │ andgt pc, r0, r4, asr #17 │ │ │ │ - blx ae98ec <__read_chk@plt+0xa84518> │ │ │ │ + @ instruction: 0xf9d0f138 │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ stmdacs r1, {r0, r1, r4, r7, pc} │ │ │ │ addshi pc, sl, r0 │ │ │ │ @ instruction: 0x310cf89d │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdacs r4, {r0, r2, r4, r7, pc} │ │ │ │ @ instruction: 0xf89dd0c6 │ │ │ │ - blcs b95dc <__read_chk@plt+0x54208> │ │ │ │ + blcs b956c <__read_chk@plt+0x54198> │ │ │ │ adcshi pc, r1, r0 │ │ │ │ @ instruction: 0x4651ab1b │ │ │ │ movwls r4, #42520 @ 0xa618 │ │ │ │ - stcl 7, cr15, [ip, #732]! @ 0x2dc │ │ │ │ + mcr 7, 1, pc, cr4, cr7, {5} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 2cd7ec <__read_chk@plt+0x268418> │ │ │ │ + blls 2cd77c <__read_chk@plt+0x2683a8> │ │ │ │ adcsmi r3, r3, #1048576 @ 0x100000 │ │ │ │ ldmdbmi sp!, {r1, r4, r5, r7, r8, ip, lr, pc}^ │ │ │ │ strcs r2, [r0, -r5, lsl #4] │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7b74645 │ │ │ │ - cmncs r9, sl, lsr #22 │ │ │ │ + cmncs r9, r2, ror #22 │ │ │ │ rsbcs r4, lr, #61865984 @ 0x3b00000 │ │ │ │ ldrbmi r9, [lr], -r0, lsl #14 │ │ │ │ ldc2 0, cr15, [lr, #200]! @ 0xc8 │ │ │ │ ldmdacs r9!, {r1, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ smcle 62537 @ 0xf449 │ │ │ │ ldrbcc pc, [r4, #2267] @ 0x8db @ │ │ │ │ - bcs c83e0 <__read_chk@plt+0x6300c> │ │ │ │ + bcs c8370 <__read_chk@plt+0x62f9c> │ │ │ │ sbchi pc, sl, r0 │ │ │ │ - blcs c78ec <__read_chk@plt+0x62518> │ │ │ │ + blcs c787c <__read_chk@plt+0x624a8> │ │ │ │ sbchi pc, r3, r0 │ │ │ │ ldrbtmi r4, [r9], #-2416 @ 0xfffff690 │ │ │ │ andcc lr, r0, #3162112 @ 0x304000 │ │ │ │ mcr2 7, 7, pc, cr10, cr15, {7} @ │ │ │ │ stmdbls r9, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf5034a6d │ │ │ │ ldrbtmi r5, [sl], #-832 @ 0xfffffcc0 │ │ │ │ @@ -73779,19 +73751,19 @@ │ │ │ │ @ instruction: 0xf1b80880 │ │ │ │ andle r0, r3, r0, lsl #30 │ │ │ │ andeq pc, r4, #34 @ 0x22 │ │ │ │ tstpcs r5, r3, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf10d4b66 │ │ │ │ @ instruction: 0x46a90bbc │ │ │ │ ldrbtmi r4, [fp], #-1714 @ 0xfffff94e │ │ │ │ - blmi 19d20d8 <__read_chk@plt+0x196cd04> │ │ │ │ + blmi 19d2068 <__read_chk@plt+0x196cc94> │ │ │ │ andshi pc, r8, sp, asr #17 │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ ldrbmi r9, [r9], -sl, lsl #16 │ │ │ │ - stc 7, cr15, [r0, #732]! @ 0x2dc │ │ │ │ + ldcl 7, cr15, [r8, #732] @ 0x2dc │ │ │ │ rsbsle r2, fp, r0, lsl #16 │ │ │ │ umlalscc pc, ip, sp, r8 @ │ │ │ │ cmnle fp, r0, lsl #22 │ │ │ │ vmax.s8 d18, d0, d0 │ │ │ │ ldrtmi r1, [r5], -r1, lsl #16 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stmdbls r4, {r0, r2, r9, sp} │ │ │ │ @@ -73799,112 +73771,112 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133127 │ │ │ │ @ instruction: 0xf8da0f04 │ │ │ │ ldmvs pc, {r7, r9, ip, sp}^ @ │ │ │ │ orrcs fp, r1, #12, 30 @ 0x30 │ │ │ │ eorvs r4, r3, r3, asr #12 │ │ │ │ @ instruction: 0xf7b7427f │ │ │ │ - ldrtmi lr, [r9], -lr, asr #21 │ │ │ │ + ldrtmi lr, [r9], -r6, lsl #22 │ │ │ │ cmpcs r0, #0 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #4 │ │ │ │ strvs lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf1389501 │ │ │ │ - stmdacs r3, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r3, {r0, r1, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r4, {r0, r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xe7cdd0dc │ │ │ │ stmdbls r5, {r1, r2, r3, r5, r8, ip, sp, pc} │ │ │ │ strb r2, [r3, -r0] │ │ │ │ strcs fp, [r0, #-293] @ 0xfffffedb │ │ │ │ stmdbls r6, {r1, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe73d4630 │ │ │ │ - bls 280258 <__read_chk@plt+0x21ae84> │ │ │ │ + bls 2801e8 <__read_chk@plt+0x21ae14> │ │ │ │ @ instruction: 0xe73358d5 │ │ │ │ ldrbtmi r4, [r9], #-2371 @ 0xfffff6bd │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b feaeb438 <__read_chk@plt+0xfea86064> │ │ │ │ + b ff8eb3c8 <__read_chk@plt+0xff885ff4> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf98af056 │ │ │ │ - blmi c7fe60 <__read_chk@plt+0xc1aa8c> │ │ │ │ + blmi c7fdf0 <__read_chk@plt+0xc1aa1c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 16875dc <__read_chk@plt+0x1622208> │ │ │ │ + blls 168756c <__read_chk@plt+0x1622198> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 127) │ │ │ │ subslt r4, r9, r8, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r2, r7, lsr r9 │ │ │ │ @ instruction: 0xf1354479 │ │ │ │ - andcs pc, r1, #1, 26 @ 0x40 │ │ │ │ + andcs pc, r1, #43264 @ 0xa900 │ │ │ │ movwls lr, #46837 @ 0xb6f5 │ │ │ │ @ instruction: 0x4618ab1b │ │ │ │ ldrbmi r2, [r1], -pc, asr #4 │ │ │ │ @ instruction: 0xf7b7930a │ │ │ │ - blls 3a8bbc <__read_chk@plt+0x3437e8> │ │ │ │ + blls 3a8c2c <__read_chk@plt+0x343858> │ │ │ │ adcscc pc, fp, sp, lsl #17 │ │ │ │ tstlt lr, fp, asr #14 │ │ │ │ ldr r2, [fp, r0, lsl #12] │ │ │ │ - bls 280268 <__read_chk@plt+0x21ae94> │ │ │ │ + bls 2801f8 <__read_chk@plt+0x21ae24> │ │ │ │ @ instruction: 0xe79758d6 │ │ │ │ andcs r9, r5, #81920 @ 0x14000 │ │ │ │ @ instruction: 0xf7b72000 │ │ │ │ - andcs lr, r3, #483328 @ 0x76000 │ │ │ │ + andcs lr, r3, #712704 @ 0xae000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0562005 │ │ │ │ @ instruction: 0xe787f957 │ │ │ │ @ instruction: 0x8018f8dd │ │ │ │ @ instruction: 0xf1b84607 │ │ │ │ andle r0, r9, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2115f893 │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ tstpcs r5, r3, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 16eb4d8 <__read_chk@plt+0x1686104> │ │ │ │ + b fe4eb468 <__read_chk@plt+0xfe486094> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf93af056 │ │ │ │ - blmi 7274c4 <__read_chk@plt+0x6c20f0> │ │ │ │ + blmi 727454 <__read_chk@plt+0x6c2080> │ │ │ │ @ instruction: 0xe739447b │ │ │ │ ldrbtmi r4, [sl], #-2584 @ 0xfffff5e8 │ │ │ │ ldmdbmi r8, {r1, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7994479 │ │ │ │ - stmib lr, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r1, r7, sl, asr #10 │ │ │ │ - eorseq r1, r7, r8, asr #10 │ │ │ │ + b 26b48c <__read_chk@plt+0x2060b8> │ │ │ │ + ldrhteq r1, [r7], -sl │ │ │ │ + ldrhteq r1, [r7], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xfffffe49 │ │ │ │ - andseq fp, sl, ip, ror pc │ │ │ │ - andseq fp, sl, sl, asr #30 │ │ │ │ - andseq fp, sl, sl, lsl #30 │ │ │ │ - andseq fp, sl, r6, lsr #30 │ │ │ │ - @ instruction: 0x001abebc │ │ │ │ - eorseq pc, ip, lr, ror #26 │ │ │ │ + mulseq sl, r0, lr │ │ │ │ + andseq fp, sl, lr, asr lr │ │ │ │ + andseq fp, sl, lr, lsl lr │ │ │ │ + andseq fp, sl, sl, lsr lr │ │ │ │ + @ instruction: 0x001abdd0 │ │ │ │ + ldrsbteq pc, [ip], -lr @ │ │ │ │ @ instruction: 0xfffffdc7 │ │ │ │ - andseq fp, sl, r6, ror #29 │ │ │ │ - andseq fp, sl, r4, lsl pc │ │ │ │ + @ instruction: 0x001abdfa │ │ │ │ + andseq fp, sl, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - @ instruction: 0x001abdda │ │ │ │ - eorseq r1, r7, r8, lsl r3 │ │ │ │ - @ instruction: 0x001abcf0 │ │ │ │ + andseq fp, sl, lr, ror #25 │ │ │ │ + eorseq r1, r7, r8, lsl #7 │ │ │ │ + andseq fp, sl, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ - andseq fp, sl, lr, lsl #28 │ │ │ │ - andseq fp, sl, r0, ror #24 │ │ │ │ - andseq fp, sl, lr, asr #24 │ │ │ │ - andseq fp, sl, r8, lsr #26 │ │ │ │ + andseq fp, sl, r2, lsr #26 │ │ │ │ + andseq fp, sl, r4, ror fp │ │ │ │ + andseq fp, sl, r2, ror #22 │ │ │ │ + andseq fp, sl, ip, lsr ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 6, cr15, cr8, cr12, {6} │ │ │ │ ldrbtmi pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb0dd │ │ │ │ - blge 476a58 <__read_chk@plt+0x411684> │ │ │ │ + blge 4769e8 <__read_chk@plt+0x411614> │ │ │ │ svcge 0x000e447c │ │ │ │ strmi r9, [lr], -r6, lsl #6 │ │ │ │ @ instruction: 0xf10d9709 │ │ │ │ @ instruction: 0xf8df0a34 │ │ │ │ strcs r3, [r0, #-1248] @ 0xfffffb20 │ │ │ │ stmdbls r6, {r1, r5, r7, fp, ip, lr} │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -73915,46 +73887,46 @@ │ │ │ │ andvs r9, sp, lr, lsl #10 │ │ │ │ ldmpl fp, {r4, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stmdacs r0, {r2, r4, r6, r7, r8, sl, lr} │ │ │ │ orrhi pc, r1, r0 │ │ │ │ @ instruction: 0xf7b72120 │ │ │ │ - strmi lr, [r7], -sl, lsl #28 │ │ │ │ + strmi lr, [r7], -r2, asr #28 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf89080c6 │ │ │ │ andvc r8, r5, r0 │ │ │ │ @ instruction: 0xf1336970 │ │ │ │ ldmdbvs r3!, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8874605 │ │ │ │ - bne fff8d700 <__read_chk@plt+0xfff2832c> │ │ │ │ + bne fff8d690 <__read_chk@plt+0xfff282bc> │ │ │ │ @ instruction: 0xf0869307 │ │ │ │ stmdacs r0, {r0, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf504d049 │ │ │ │ @ instruction: 0xf8d45480 │ │ │ │ - blcs bce44 <__read_chk@plt+0x57a70> │ │ │ │ + blcs bcdd4 <__read_chk@plt+0x57a00> │ │ │ │ msrhi SPSR_sx, r0 │ │ │ │ ldclcc 8, cr15, [r8, #848]! @ 0x350 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf0878161 │ │ │ │ - blls 26c4bc <__read_chk@plt+0x2070e8> │ │ │ │ + blls 26c44c <__read_chk@plt+0x207078> │ │ │ │ @ instruction: 0xf8d46018 │ │ │ │ - blcs bcfc0 <__read_chk@plt+0x57bec> │ │ │ │ + blcs bcf50 <__read_chk@plt+0x57b7c> │ │ │ │ orrhi pc, r5, r0 │ │ │ │ mrceq 8, 2, APSR_nzcv, cr0, cr4, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bls 2cdd40 <__read_chk@plt+0x26896c> │ │ │ │ + bls 2cdcd0 <__read_chk@plt+0x2688fc> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0x461981b8 │ │ │ │ mrc2 1, 0, pc, cr0, cr0, {1} │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stcleq 8, cr15, [ip, #848] @ 0x350 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d481f5 │ │ │ │ - bcs b8f40 <__read_chk@plt+0x53b6c> │ │ │ │ + bcs b8ed0 <__read_chk@plt+0x53afc> │ │ │ │ mvnshi pc, r0 │ │ │ │ ldrmi r4, [r0], -r1, lsl #12 │ │ │ │ mcr2 1, 0, pc, cr0, cr0, {1} @ │ │ │ │ andsvs r9, r8, r9, lsl #22 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ mcr2 1, 1, pc, cr10, cr0, {1} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @@ -73966,200 +73938,200 @@ │ │ │ │ mcr2 1, 0, pc, cr10, cr0, {1} @ │ │ │ │ stmdavs r3, {r1, r2, fp, ip, pc} │ │ │ │ @ instruction: 0xf130b10b │ │ │ │ stcls 14, cr15, [r8], {5} │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @ instruction: 0xf08680ed │ │ │ │ strls pc, [sl], #-3871 @ 0xfffff0e1 │ │ │ │ - bvc 1d147cc <__read_chk@plt+0x1caf3f8> │ │ │ │ + bvc 1d1475c <__read_chk@plt+0x1caf388> │ │ │ │ strtmi r7, [r9], #-2608 @ 0xfffff5d0 │ │ │ │ - ldc2 1, cr15, [r0, #232]! @ 0xe8 │ │ │ │ + ldc2l 1, cr15, [r8, #-232] @ 0xffffff18 │ │ │ │ svccs 0x00006977 │ │ │ │ rschi pc, sp, r0 │ │ │ │ @ instruction: 0xf7b74638 │ │ │ │ - blvc da85b8 <__read_chk@plt+0xd431e4> │ │ │ │ + blvc da8628 <__read_chk@plt+0xd43254> │ │ │ │ mulgt r8, r6, r8 │ │ │ │ movwls r4, #18048 @ 0x4680 │ │ │ │ vqrshl.s8 d4, d12, d16 │ │ │ │ - bvc 1d8db88 <__read_chk@plt+0x1d287b4> │ │ │ │ + bvc 1d8db18 <__read_chk@plt+0x1d28744> │ │ │ │ @ instruction: 0xf896a810 │ │ │ │ @ instruction: 0xf04fb011 │ │ │ │ strtmi r0, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ - blls 2923f4 <__read_chk@plt+0x22d020> │ │ │ │ + blls 292384 <__read_chk@plt+0x22cfb0> │ │ │ │ ldrbmi r7, [fp], #-2930 @ 0xfffff48e │ │ │ │ addsmi r9, r3, #1342177280 @ 0x50000000 │ │ │ │ streq pc, [r1], #-258 @ 0xfffffefe │ │ │ │ ldrmi fp, [r3], -r8, lsr #31 │ │ │ │ svclt 0x0028455a │ │ │ │ - bl fe9bf168 <__read_chk@plt+0xfe959d94> │ │ │ │ + bl fe9bf0f8 <__read_chk@plt+0xfe959d24> │ │ │ │ ldrmi r0, [r1], -fp, lsl #8 │ │ │ │ streq lr, [fp, #-2979] @ 0xfffff45d │ │ │ │ @ instruction: 0xf8cd9301 │ │ │ │ - blls 1958c0 <__read_chk@plt+0x1304ec> │ │ │ │ + blls 195850 <__read_chk@plt+0x13047c> │ │ │ │ @ instruction: 0xf080428b │ │ │ │ andcs r8, r0, #174 @ 0xae │ │ │ │ @ instruction: 0xf1032a63 │ │ │ │ svclt 0x009c0301 │ │ │ │ andls pc, r2, r0, lsl #16 │ │ │ │ addmi r3, fp, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x460bd1f6 │ │ │ │ vpmax.s8 q9, q0, │ │ │ │ - bls 10dabc <__read_chk@plt+0xa86e8> │ │ │ │ + bls 10da4c <__read_chk@plt+0xa8678> │ │ │ │ vqsub.s8 d20, d16, d10 │ │ │ │ @ instruction: 0xf896808f │ │ │ │ - bl fe995880 <__read_chk@plt+0xfe9304ac> │ │ │ │ + bl fe995810 <__read_chk@plt+0xfe93043c> │ │ │ │ andcs r0, r0, #738197504 @ 0x2c000000 │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf04fe00d │ │ │ │ - bcs 19710d0 <__read_chk@plt+0x190bcfc> │ │ │ │ + bcs 1971060 <__read_chk@plt+0x190bc8c> │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf502bf9f │ │ │ │ andcc r7, r1, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xf80b44eb │ │ │ │ adcmi lr, fp, #204, 24 @ 0xcc00 │ │ │ │ strbmi sp, [r2, #10]! │ │ │ │ ldrmi sp, [r8, #495] @ 0x1ef │ │ │ │ @ instruction: 0xf817bf88 │ │ │ │ stmiale ip!, {r0, r1, sp, lr, pc}^ │ │ │ │ strmi lr, [r5], -r9, ror #15 │ │ │ │ strb r9, [r2, -r7] │ │ │ │ - blcc 127ff4 <__read_chk@plt+0xc2c20> │ │ │ │ + blcc 127f84 <__read_chk@plt+0xc2bb0> │ │ │ │ ldmdble r0!, {r0, r1, r5, r6, r9, fp, sp}^ │ │ │ │ addsmi r9, sl, #20480 @ 0x5000 │ │ │ │ @ instruction: 0xf896d35f │ │ │ │ - bl fe9958d0 <__read_chk@plt+0xfe9304fc> │ │ │ │ + bl fe995860 <__read_chk@plt+0xfe93048c> │ │ │ │ andcs r0, r0, #738197504 @ 0x2c000000 │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf04fe00d │ │ │ │ - bcs 1971120 <__read_chk@plt+0x190bd4c> │ │ │ │ + bcs 19710b0 <__read_chk@plt+0x190bcdc> │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0xf502bf9f │ │ │ │ andcc r7, r1, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xf80b44eb │ │ │ │ adcmi lr, r3, #104, 24 @ 0x6800 │ │ │ │ strbmi sp, [r2, #7]! │ │ │ │ strbmi sp, [r3, #-495] @ 0xfffffe11 │ │ │ │ @ instruction: 0xf817bf38 │ │ │ │ mvnle lr, #3 │ │ │ │ @ instruction: 0xf8dde7e9 │ │ │ │ - bcs 19998ec <__read_chk@plt+0x1934518> │ │ │ │ - blls 1e3dc8 <__read_chk@plt+0x17e9f4> │ │ │ │ + bcs 199987c <__read_chk@plt+0x19344a8> │ │ │ │ + blls 1e3d58 <__read_chk@plt+0x17e984> │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ addsle r4, sl, #415236096 @ 0x18c00000 │ │ │ │ ldrdge pc, [ip], -sp @ │ │ │ │ - @ instruction: 0xf996f13b │ │ │ │ + @ instruction: 0xf93ef13b │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ rsble r2, r9, r0, lsl #16 │ │ │ │ - blcs d4508 <__read_chk@plt+0x6f134> │ │ │ │ + blcs d4498 <__read_chk@plt+0x6f0c4> │ │ │ │ addhi pc, r5, r0, asr #32 │ │ │ │ @ instruction: 0xf13ba829 │ │ │ │ - stmdage r2, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf988f13b │ │ │ │ - blcs d4528 <__read_chk@plt+0x6f154> │ │ │ │ - blls 261a18 <__read_chk@plt+0x1fc644> │ │ │ │ + stmdage r2, {r0, r1, r4, r5, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf930f13b │ │ │ │ + blcs d44b8 <__read_chk@plt+0x6f0e4> │ │ │ │ + blls 2619a8 <__read_chk@plt+0x1fc5d4> │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ adcshi pc, r6, r0 │ │ │ │ @ instruction: 0xf1302100 │ │ │ │ stmdals r6, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stc2l 1, cr15, [r8, #-192] @ 0xffffff40 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0x4650b113 │ │ │ │ stc2l 1, cr15, [r2, #-192] @ 0xffffff40 │ │ │ │ stmdavs r3, {r0, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf130b10b │ │ │ │ - bmi fe6ece24 <__read_chk@plt+0xfe687a50> │ │ │ │ + bmi fe6ecdb4 <__read_chk@plt+0xfe6879e0> │ │ │ │ ldrbtmi r4, [sl], #-2964 @ 0xfffff46c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r0, r2, r3, r4, r6, ip, sp, pc} │ │ │ │ andcs r8, r0, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xf04f446a │ │ │ │ @ instruction: 0xf8820300 │ │ │ │ ldr r3, [sl, r8, lsl #2]! │ │ │ │ - bl fe954160 <__read_chk@plt+0xfe8eed8c> │ │ │ │ + bl fe9540f0 <__read_chk@plt+0xfe8eed1c> │ │ │ │ svclt 0x00180203 │ │ │ │ ldrmi r2, [r3], #-512 @ 0xfffffe00 │ │ │ │ strbtmi r2, [sl], #-512 @ 0xfffffe00 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ adc pc, r4, r2, lsl #17 │ │ │ │ - blls 1a7794 <__read_chk@plt+0x1423c0> │ │ │ │ + blls 1a7724 <__read_chk@plt+0x142350> │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ @ instruction: 0xf8000e00 │ │ │ │ ldrb lr, [r8, -r2] │ │ │ │ cdp2 0, 2, cr15, cr10, cr6, {4} │ │ │ │ ldrmi r2, [sp], -r0, lsl #6 │ │ │ │ movwls r4, #42524 @ 0xa61c │ │ │ │ - blls 2e75cc <__read_chk@plt+0x2821f8> │ │ │ │ + blls 2e755c <__read_chk@plt+0x282188> │ │ │ │ sbcle r2, ip, r0, lsl #22 │ │ │ │ cdp2 0, 2, cr15, cr8, cr6, {4} │ │ │ │ - blvc da78c0 <__read_chk@plt+0xd424ec> │ │ │ │ + blvc da7850 <__read_chk@plt+0xd4247c> │ │ │ │ @ instruction: 0xf89646b8 │ │ │ │ svcmi 0x007cc008 │ │ │ │ movwls r4, #17820 @ 0x459c │ │ │ │ @ instruction: 0xf67f447f │ │ │ │ ldmdage r0, {r2, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0xf92cf13b │ │ │ │ + @ instruction: 0xf8d4f13b │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ orrsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf13ba829 │ │ │ │ - @ instruction: 0xf8daf925 │ │ │ │ - bls 2799c8 <__read_chk@plt+0x2145f4> │ │ │ │ + @ instruction: 0xf8daf8cd │ │ │ │ + bls 279958 <__read_chk@plt+0x214584> │ │ │ │ svclt 0x00182b00 │ │ │ │ addsle r2, r2, r0, lsl #20 │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ mrscs fp, LR_irq │ │ │ │ ldc2 1, cr15, [r0, #-192] @ 0xffffff40 │ │ │ │ strmi lr, [r5], -fp, lsl #15 │ │ │ │ str r9, [lr], r7 │ │ │ │ mcrcc 8, 1, pc, cr4, cr4, {6} @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d4aed8 │ │ │ │ - blcs bd334 <__read_chk@plt+0x57f60> │ │ │ │ + blcs bd2c4 <__read_chk@plt+0x57ef0> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr5, cr15, {3} │ │ │ │ ldrdcs lr, [r0, -r1] │ │ │ │ ldc2l 1, cr15, [lr], #192 @ 0xc0 │ │ │ │ @ instruction: 0xf13ba829 │ │ │ │ - @ instruction: 0xf8daf903 │ │ │ │ - blcs b9a0c <__read_chk@plt+0x54638> │ │ │ │ + @ instruction: 0xf8daf8ab │ │ │ │ + blcs b999c <__read_chk@plt+0x545c8> │ │ │ │ svcge 0x0073f43f │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ bicsle r2, lr, r0, lsl #16 │ │ │ │ - blcs d463c <__read_chk@plt+0x6f268> │ │ │ │ + blcs d45cc <__read_chk@plt+0x6f1f8> │ │ │ │ @ instruction: 0xf086d061 │ │ │ │ stmdage r2, {r0, r1, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf8f2f13b │ │ │ │ - blcs d4654 <__read_chk@plt+0x6f280> │ │ │ │ - blls 261cf8 <__read_chk@plt+0x1fc924> │ │ │ │ + @ instruction: 0xf89af13b │ │ │ │ + blcs d45e4 <__read_chk@plt+0x6f210> │ │ │ │ + blls 261c88 <__read_chk@plt+0x1fc8b4> │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ svcge 0x006af47f │ │ │ │ ldc2l 0, cr15, [r6, #536] @ 0x218 │ │ │ │ @ instruction: 0xf8d4e76c │ │ │ │ - blcs bc7d4 <__read_chk@plt+0x57400> │ │ │ │ + blcs bc764 <__read_chk@plt+0x57390> │ │ │ │ @ instruction: 0xf8d4d074 │ │ │ │ stmdbcs r0, {r4, r7, r8, r9, fp, ip} │ │ │ │ @ instruction: 0x4618d058 │ │ │ │ stc2 1, cr15, [ip], {48} @ 0x30 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stcleq 8, cr15, [ip, #848] @ 0x350 │ │ │ │ rsbsle r2, fp, r0, lsl #16 │ │ │ │ ldclcs 8, cr15, [r8, #848]! @ 0x350 │ │ │ │ rsbsle r2, r7, r0, lsl #20 │ │ │ │ - blcs d468c <__read_chk@plt+0x6f2b8> │ │ │ │ + blcs d461c <__read_chk@plt+0x6f248> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr10, cr15, {3} │ │ │ │ @ instruction: 0xf1304611 │ │ │ │ @ instruction: 0xe679fc7b │ │ │ │ - blcs d469c <__read_chk@plt+0x6f2c8> │ │ │ │ + blcs d462c <__read_chk@plt+0x6f258> │ │ │ │ @ instruction: 0xf086d1dc │ │ │ │ @ instruction: 0xe749fcd9 │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ stc2 1, cr15, [r0], #192 @ 0xc0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 31946c <__read_chk@plt+0x2b4098> │ │ │ │ + blls 3193fc <__read_chk@plt+0x2b4028> │ │ │ │ ldmdavs r8, {r8, sp} │ │ │ │ ldc2 1, cr15, [r0], #192 @ 0xc0 │ │ │ │ stclcc 8, cr15, [ip, #848] @ 0x350 │ │ │ │ subsle r2, lr, r0, lsl #22 │ │ │ │ ldclcc 8, cr15, [r8, #848]! @ 0x350 │ │ │ │ subsle r2, sl, r0, lsl #22 │ │ │ │ movwcs r2, #5376 @ 0x1500 │ │ │ │ @@ -74167,88 +74139,88 @@ │ │ │ │ @ instruction: 0x4601e67b │ │ │ │ @ instruction: 0xf1304618 │ │ │ │ @ instruction: 0xf8cafc57 │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ tstlt r8, ip, asr #27 │ │ │ │ ldclcs 8, cr15, [r8, #848]! @ 0x350 │ │ │ │ bicle r2, pc, r0, lsl #20 │ │ │ │ - blcc 19ebe24 <__read_chk@plt+0x1986a50> │ │ │ │ + blcc 19ebdb4 <__read_chk@plt+0x19869e0> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d4ae4b │ │ │ │ - bllt 17c920 <__read_chk@plt+0x11754c> │ │ │ │ + bllt 17c8b0 <__read_chk@plt+0x1174dc> │ │ │ │ @ instruction: 0xf086e646 │ │ │ │ stmdage r2, {r0, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf890f13b │ │ │ │ - blcs d4718 <__read_chk@plt+0x6f344> │ │ │ │ + @ instruction: 0xf838f13b │ │ │ │ + blcs d46a8 <__read_chk@plt+0x6f2d4> │ │ │ │ svcge 0x001df43f │ │ │ │ ldmdavs r8, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldr sl, [lr, r7, lsl #30]! │ │ │ │ stcleq 8, cr15, [ip, #848] @ 0x350 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d4ae33 │ │ │ │ - bcs b92f0 <__read_chk@plt+0x53f1c> │ │ │ │ + bcs b9280 <__read_chk@plt+0x53eac> │ │ │ │ ldrmi sp, [r8], -sl, lsr #3 │ │ │ │ - blne fe4ebe68 <__read_chk@plt+0xfe486a94> │ │ │ │ + blne fe4ebdf8 <__read_chk@plt+0xfe486a24> │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - blls 2d93c4 <__read_chk@plt+0x273ff0> │ │ │ │ + blls 2d9354 <__read_chk@plt+0x273f80> │ │ │ │ @ instruction: 0xf8d4b91b │ │ │ │ @ instruction: 0xf8d41b38 │ │ │ │ @ instruction: 0xf1300b0c │ │ │ │ @ instruction: 0xe61dfc1f │ │ │ │ stcleq 8, cr15, [ip, #848] @ 0x350 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d4ae1b │ │ │ │ - bcs b9320 <__read_chk@plt+0x53f4c> │ │ │ │ + bcs b92b0 <__read_chk@plt+0x53edc> │ │ │ │ @ instruction: 0xe615d192 │ │ │ │ - bleq 19ebe98 <__read_chk@plt+0x1986ac4> │ │ │ │ + bleq 19ebe28 <__read_chk@plt+0x1986a54> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d4ae11 │ │ │ │ stmdbcs r0, {r4, r7, r8, r9, fp, ip} │ │ │ │ str sp, [fp], -r9, ror #3 │ │ │ │ - bleq 19ebeac <__read_chk@plt+0x1986ad8> │ │ │ │ + bleq 19ebe3c <__read_chk@plt+0x1986a68> │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ - blls 2e737c <__read_chk@plt+0x281fa8> │ │ │ │ + blls 2e730c <__read_chk@plt+0x281f38> │ │ │ │ @ instruction: 0xf086b133 │ │ │ │ strcs pc, [r0], #-3383 @ 0xfffff2c9 │ │ │ │ strtmi r2, [r5], -r1, lsl #6 │ │ │ │ ldr r9, [ip], -sl, lsl #6 │ │ │ │ ldc2 0, cr15, [r8, #-536]! @ 0xfffffde8 │ │ │ │ @ instruction: 0xf7b6e7f7 │ │ │ │ - svclt 0x0000ef20 │ │ │ │ - eorseq r1, r7, ip, ror #3 │ │ │ │ + svclt 0x0000ef58 │ │ │ │ + eorseq r1, r7, ip, asr r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r1, [r7], -r4 │ │ │ │ + eorseq r1, r7, r4, asr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, r7, r2, asr pc │ │ │ │ - mlaeq pc, r8, pc, sp @ │ │ │ │ + eorseq r0, r7, r2, asr #31 │ │ │ │ + mlaeq pc, ip, lr, sp @ │ │ │ │ andcs r4, r1, #2048 @ 0x800 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r4, r7, r0, lsl #27 │ │ │ │ + ldrshteq r4, [r7], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ strbteq pc, [r0], #2252 @ 0x8cc @ │ │ │ │ - blpl fe8ebf40 <__read_chk@plt+0xfe886b6c> │ │ │ │ + blpl fe8ebed0 <__read_chk@plt+0xfe886afc> │ │ │ │ ldclpl 5, cr15, [r7, #692] @ 0x2b4 │ │ │ │ - blmi fe7ebf48 <__read_chk@plt+0xfe786b74> │ │ │ │ + blmi fe7ebed8 <__read_chk@plt+0xfe786b04> │ │ │ │ ldrbtmi fp, [sp], #-135 @ 0xffffff79 │ │ │ │ ldrbpl pc, [r7], sp, lsl #10 @ │ │ │ │ @ instruction: 0xf60d3614 │ │ │ │ stmdbpl ip!, {r3, r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ eorsvs r6, r4, r4, lsr #16 │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf8df930f │ │ │ │ strcs r3, [r0], #-2948 @ 0xfffff47c │ │ │ │ ldrbtmi r9, [fp], #-520 @ 0xfffffdf8 │ │ │ │ @ instruction: 0x461a931f │ │ │ │ - blcc 1eebf74 <__read_chk@plt+0x1e86ba0> │ │ │ │ + blcc 1eebf04 <__read_chk@plt+0x1e86b30> │ │ │ │ andsne lr, r3, sp, asr #19 │ │ │ │ ldmpl r2, {r0, r1, r2, r4, sl, ip, pc}^ │ │ │ │ cmnpcs r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ andsvs r9, ip, r9, lsl #4 │ │ │ │ @ instruction: 0xf5ab6813 │ │ │ │ @ instruction: 0xf5036227 │ │ │ │ andsvs r5, r4, r0, asr #6 │ │ │ │ @@ -74256,191 +74228,191 @@ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ msrcs SPSR_fs, #179306496 @ 0xab00000 │ │ │ │ andsvs r6, ip, r1, asr r8 │ │ │ │ ldmvs r2, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ addsmi r9, r3, #-1073741823 @ 0xc0000001 │ │ │ │ adcmi fp, r1, #168, 30 @ 0x2a0 │ │ │ │ ldrbthi pc, [r5], #-832 @ 0xfffffcc0 @ │ │ │ │ - bcs d4458 <__read_chk@plt+0x6f084> │ │ │ │ + bcs d43e8 <__read_chk@plt+0x6f014> │ │ │ │ ldmne fp, {r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ movwls r9, #43784 @ 0xab08 │ │ │ │ ldmdavc ip, {r2, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0860924 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbthi pc, [r6], #64 @ 0x40 @ │ │ │ │ - blpl 8ebfd0 <__read_chk@plt+0x886bfc> │ │ │ │ + blpl 8ebf60 <__read_chk@plt+0x886b8c> │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ vst3.8 {d24,d26,d28}, [pc :256]! │ │ │ │ @ instruction: 0xf8df7634 │ │ │ │ @ instruction: 0xf8df9b14 │ │ │ │ strcs r8, [r0, #-2836] @ 0xfffff4ec │ │ │ │ - blvc 4ebfec <__read_chk@plt+0x486c18> │ │ │ │ - blx 1bf05a <__read_chk@plt+0x159c86> │ │ │ │ - bl 1eb490 <__read_chk@plt+0x1860bc> │ │ │ │ + blvc 4ebf7c <__read_chk@plt+0x486ba8> │ │ │ │ + blx 1befea <__read_chk@plt+0x159c16> │ │ │ │ + bl 1eb420 <__read_chk@plt+0x18604c> │ │ │ │ ldrbtmi r0, [r8], #1092 @ 0x444 │ │ │ │ - b 147ee7c <__read_chk@plt+0x1419aa8> │ │ │ │ + b 147ee0c <__read_chk@plt+0x1419a38> │ │ │ │ @ instruction: 0xf8cd0a84 │ │ │ │ @ instruction: 0xf8dda02c │ │ │ │ @ instruction: 0xf8daa050 │ │ │ │ strtmi r3, [sl], -r4 │ │ │ │ andcs r4, r9, r9, lsr r6 │ │ │ │ @ instruction: 0x0c06eb03 │ │ │ │ @ instruction: 0x363c599b │ │ │ │ ldrdmi pc, [r4], -ip │ │ │ │ @ instruction: 0xf9bc2b00 │ │ │ │ svclt 0x0008c038 │ │ │ │ stccs 6, cr4, [r0], {75} @ 0x4b │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ strbmi fp, [r4], -r8, lsl #30 │ │ │ │ @ instruction: 0xf1359400 │ │ │ │ - @ instruction: 0xf8dff96b │ │ │ │ + @ instruction: 0xf8dff913 │ │ │ │ strcs r2, [r0], #-2760 @ 0xfffff538 │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ strtmi r4, [r1], -r3, lsr #12 │ │ │ │ stmib sp, {r0, r8, sl, ip, sp}^ │ │ │ │ stmib sp, {r0, r1, sl, lr}^ │ │ │ │ strls r4, [r0], #-1025 @ 0xfffffbff │ │ │ │ - blx fea69ec0 <__read_chk@plt+0xfea04aec> │ │ │ │ + blx fea69e50 <__read_chk@plt+0xfea04a7c> │ │ │ │ bicsle r2, r6, ip, lsl #26 │ │ │ │ andcs r9, r9, r9, lsl #22 │ │ │ │ strtmi r9, [r7], -pc, lsl #18 │ │ │ │ ldmdavs fp, {r1, r3, r9, sl, fp, ip, pc} │ │ │ │ ldrdge pc, [ip], -sp @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8df9a08 │ │ │ │ @ instruction: 0xf8938a94 │ │ │ │ ldrbtmi r3, [r8], #277 @ 0x115 │ │ │ │ @ instruction: 0xf8df9100 │ │ │ │ vmlsl.u8 , d19, d12 │ │ │ │ movwls r0, #50112 @ 0xc3c0 │ │ │ │ @ instruction: 0x46334479 │ │ │ │ - @ instruction: 0xf940f135 │ │ │ │ - bls 5b6a04 <__read_chk@plt+0x551630> │ │ │ │ + @ instruction: 0xf8e8f135 │ │ │ │ + bls 5b6994 <__read_chk@plt+0x5515c0> │ │ │ │ mvnvs pc, lr, asr #12 │ │ │ │ mvnvs pc, lr, asr #13 │ │ │ │ ldmibge pc, {r0, r3, r4, r8, ip, pc}^ @ │ │ │ │ ldmdavs r2, {r4, r8, ip, pc}^ │ │ │ │ @ instruction: 0xf10afb03 │ │ │ │ - blx 353566 <__read_chk@plt+0x2ee192> │ │ │ │ + blx 3534f6 <__read_chk@plt+0x2ee122> │ │ │ │ ldrbmi r3, [r6], -r3, lsl #6 │ │ │ │ tstls sl, #228589568 @ 0xda00000 │ │ │ │ teqpvc r4, #4194304 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ tstls r1, #1073741829 @ 0x40000005 │ │ │ │ msrvs CPSR_sxc, #713031680 @ 0x2a800000 │ │ │ │ @ instruction: 0xf0004278 │ │ │ │ ldmdavs r9, {r1, r2, sl} │ │ │ │ svclt 0x00142900 │ │ │ │ @ instruction: 0xf0072300 │ │ │ │ stmdbls r7, {r0, r8, r9} │ │ │ │ teqcs ip, sp, asr #21 │ │ │ │ vstrcs d9, [r0, #-68] @ 0xffffffbc │ │ │ │ svclt 0x00d89507 │ │ │ │ - blx f7166 <__read_chk@plt+0x91d92> │ │ │ │ - bl 136180 <__read_chk@plt+0xd0dac> │ │ │ │ + blx f70f6 <__read_chk@plt+0x91d22> │ │ │ │ + bl 136110 <__read_chk@plt+0xd0d3c> │ │ │ │ svclt 0x00c80e03 │ │ │ │ cdpne 5, 6, cr2, cr3, cr1, {0} │ │ │ │ stmib sp, {r0, r4, r5, r6, r8, sl, lr}^ │ │ │ │ svclt 0x00286309 │ │ │ │ stccs 5, cr2, [r0, #-0] │ │ │ │ ldrbhi pc, [r7], #0 @ │ │ │ │ adcsvc pc, r4, r0, lsl #8 │ │ │ │ @ instruction: 0xf1012300 │ │ │ │ movwls r0, #55672 @ 0xd978 │ │ │ │ - bleq e89b0 <__read_chk@plt+0x835dc> │ │ │ │ + bleq e8940 <__read_chk@plt+0x8356c> │ │ │ │ @ instruction: 0x961b4673 │ │ │ │ stmib sp, {r2, r3, r4, r8, r9, sl, ip, pc}^ │ │ │ │ stmdbls sl, {r0, r2, r3, r4, r8, sl, pc} │ │ │ │ mcrrvc 9, 3, pc, r0, cr9 @ │ │ │ │ tstcc r1, r2, lsl r1 │ │ │ │ stmdbne sl, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stmdbls r7, {r2, r3, r4, r5, r9, sl, lr} │ │ │ │ vhsub.u8 d4, d16, d15 │ │ │ │ stmdbls ip, {r5, sl, pc} │ │ │ │ ldmdals r5, {r0, r3, r6, r8, ip, sp, pc} │ │ │ │ teqpeq ip, r9, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - bne 2f3e00 <__read_chk@plt+0x28ea2c> │ │ │ │ + bne 2f3d90 <__read_chk@plt+0x28e9bc> │ │ │ │ addne r9, r9, r9, lsl r8 │ │ │ │ @ instruction: 0xf101fb00 │ │ │ │ stmdals r9, {r1, r2, r4, r8, ip, pc} │ │ │ │ sbcne r9, r1, r3, lsl sp │ │ │ │ andeq pc, r7, r0 │ │ │ │ tstmi r1, r9, ror #24 │ │ │ │ tstpeq r1, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00049108 │ │ │ │ tstls r8, r1, lsl #2 │ │ │ │ @ instruction: 0xf859d007 │ │ │ │ @ instruction: 0xb1211c78 │ │ │ │ - blx fed0be14 <__read_chk@plt+0xfeca6a40> │ │ │ │ + blx fed0bda4 <__read_chk@plt+0xfeca69d0> │ │ │ │ stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ strbmi r9, [fp, #-264] @ 0xfffffef8 │ │ │ │ rscshi pc, r1, r0, asr #4 │ │ │ │ @ instruction: 0xf1a99b15 │ │ │ │ @ instruction: 0xf9bb0178 │ │ │ │ ldmne r3, {r2, r4, r5, r6}^ │ │ │ │ ldclvs 8, cr15, [r4], #-356 @ 0xfffffe9c │ │ │ │ mulsls r7, r9, r2 │ │ │ │ subshi pc, r3, #0 │ │ │ │ ldrmi r9, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ cdpcs 2, 0, cr8, cr0, cr14, {2} │ │ │ │ teqphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ strtmi r2, [r5], -r0, lsl #8 │ │ │ │ - blcs 178bef8 <__read_chk@plt+0x1726b24> │ │ │ │ + blcs 178be88 <__read_chk@plt+0x1726ab4> │ │ │ │ @ instruction: 0x4630d111 │ │ │ │ - stmda r4, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda ip!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r2, {r0, r1, r4, r5, fp, ip} │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ cmppeq sp, #-1073741784 @ p-variant is OBSOLETE @ 0xc0000028 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3992 @ 0xf98 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldrtmi r8, [r1], -ip, lsr #7 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldmeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - mcr 7, 1, pc, cr6, cr6, {5} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr14, cr6, {5} │ │ │ │ @ instruction: 0x460122f0 │ │ │ │ @ instruction: 0xf7b74640 │ │ │ │ - @ instruction: 0xf6aae922 │ │ │ │ + @ instruction: 0xf6aae95a │ │ │ │ andcs r2, r0, #104, 6 @ 0xa0000001 │ │ │ │ rscscs pc, r0, r3, lsl #17 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf9bb80ba │ │ │ │ @ instruction: 0xf9393038 │ │ │ │ adcsmi r7, fp, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xf0009b08 │ │ │ │ - blcs ce820 <__read_chk@plt+0x6944c> │ │ │ │ + blcs ce7b0 <__read_chk@plt+0x693dc> │ │ │ │ msrhi CPSR_f, r0 │ │ │ │ stccs 8, cr9, [r0], {7} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ strcs r2, [r0], #-288 @ 0xfffffee0 │ │ │ │ mrc2 1, 7, pc, cr2, cr13, {0} │ │ │ │ @ instruction: 0x46019d10 │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf7b74628 │ │ │ │ - @ instruction: 0xf8dbe900 │ │ │ │ + @ instruction: 0xf8dbe938 │ │ │ │ @ instruction: 0xf88a3000 │ │ │ │ ldmib sp, {r2, r3, r4, r5, sl, lr}^ │ │ │ │ @ instruction: 0xf939010e │ │ │ │ @ instruction: 0xf8ab2c40 │ │ │ │ andsvc r2, ip, r8, lsr r0 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0xf13a701c │ │ │ │ - strtmi pc, [r8], -r5, lsr #20 │ │ │ │ - mrc2 1, 4, pc, cr12, cr10, {1} │ │ │ │ - @ instruction: 0xf7b69810 │ │ │ │ - bls 5e9ea4 <__read_chk@plt+0x584ad0> │ │ │ │ + strtmi pc, [r8], -sp, asr #19 │ │ │ │ + mcr2 1, 2, pc, cr4, cr10, {1} @ │ │ │ │ + @ instruction: 0xf7b79810 │ │ │ │ + bls 5e7f14 <__read_chk@plt+0x582b40> │ │ │ │ stmdbne r3, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ addmi r9, fp, #872415232 @ 0x34000000 │ │ │ │ svclt 0x00ac6852 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf1099b09 │ │ │ │ stmdbls fp, {r3, r4, r5, r6, r8, fp} │ │ │ │ - bleq fea324 <__read_chk@plt+0xf84f50> │ │ │ │ + bleq fea2b4 <__read_chk@plt+0xf84ee0> │ │ │ │ movwls r3, #37634 @ 0x9302 │ │ │ │ ldmne r3, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ svclt 0x0094428b │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ stccs 4, cr0, [r0], {1} │ │ │ │ svcge 0x0045f47f │ │ │ │ ldmib sp, {r1, r4, r8, r9, fp, ip, pc}^ │ │ │ │ @@ -74452,38 +74424,38 @@ │ │ │ │ tstcs r1, ip, lsl #6 │ │ │ │ adcmi r2, r3, #0, 2 │ │ │ │ stmdbcs r0, {r0, r1, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f9b0a │ │ │ │ ldrbtmi r0, [r9], #-1084 @ 0xfffffbc4 │ │ │ │ strcs fp, [r6, #-3860] @ 0xfffff0ec │ │ │ │ - blx 1b737a <__read_chk@plt+0x151fa6> │ │ │ │ - blx 1b2b5a <__read_chk@plt+0x14d786> │ │ │ │ + blx 1b730a <__read_chk@plt+0x151f36> │ │ │ │ + blx 1b2aea <__read_chk@plt+0x14d716> │ │ │ │ @ instruction: 0xf64f1105 │ │ │ │ @ instruction: 0x871c74ff │ │ │ │ addmi r3, fp, #60, 6 @ 0xf0000000 │ │ │ │ - blls 462748 <__read_chk@plt+0x3fd374> │ │ │ │ + blls 4626d8 <__read_chk@plt+0x3fd304> │ │ │ │ strcs r3, [r1, -r1, lsl #12] │ │ │ │ @ instruction: 0xf1032802 │ │ │ │ movwls r0, #58113 @ 0xe301 │ │ │ │ mcrge 4, 7, pc, cr8, cr15, {3} @ │ │ │ │ stmdacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 87fac0 <__read_chk@plt+0x81a6ec> │ │ │ │ + bls 87fa50 <__read_chk@plt+0x81a67c> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - ldm r8!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r0!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ cmnpcs r4, #178257920 @ p-variant is OBSOLETE @ 0xaa00000 │ │ │ │ @ instruction: 0xb1b86818 │ │ │ │ stcge 1, cr2, [r6], #-0 │ │ │ │ - blx eea44c <__read_chk@plt+0xe85078> │ │ │ │ + blx eea3dc <__read_chk@plt+0xe85008> │ │ │ │ andseq pc, r4, r4, lsr #3 │ │ │ │ - blx 36a454 <__read_chk@plt+0x305080> │ │ │ │ + blx 36a3e4 <__read_chk@plt+0x305010> │ │ │ │ msrvs CPSR_sxc, #713031680 @ 0x2a800000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ andseq pc, r0, r4, lsr #3 │ │ │ │ - blx 16a464 <__read_chk@plt+0x105090> │ │ │ │ + blx 16a3f4 <__read_chk@plt+0x105020> │ │ │ │ msrcs SPSR_fs, #179306496 @ 0xab00000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ andeq pc, ip, r4, lsr #3 │ │ │ │ @ instruction: 0xf9faf130 │ │ │ │ ubfxcs pc, pc, #17, #1 │ │ │ │ bicspl pc, r7, sp, lsl #10 │ │ │ │ sbfxcc pc, pc, #17, #9 │ │ │ │ @@ -74500,157 +74472,157 @@ │ │ │ │ strcs r2, [r1, #-1024] @ 0xfffffc00 │ │ │ │ @ instruction: 0xf859e71c │ │ │ │ @ instruction: 0x26010c78 │ │ │ │ ldrhtpl pc, [r8], -r9 @ │ │ │ │ mcrrcc 9, 3, pc, r0, cr9 @ │ │ │ │ tstlt r0, sp, ror #21 │ │ │ │ @ instruction: 0xf824f133 │ │ │ │ - blne fec35120 <__read_chk@plt+0xfebcfd4c> │ │ │ │ + blne fec350b0 <__read_chk@plt+0xfebcfcdc> │ │ │ │ @ instruction: 0xf1334640 │ │ │ │ addmi pc, r6, #2031616 @ 0x1f0000 │ │ │ │ tstphi r7, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ vcge.f32 d2, d0, d1 │ │ │ │ @ instruction: 0xf6aa81b5 │ │ │ │ svclt 0x000c2368 │ │ │ │ andcs r2, r0, #32, 4 │ │ │ │ @ instruction: 0xf6aa701a │ │ │ │ andcs r2, r0, #104, 6 @ 0xa0000001 │ │ │ │ rscscs pc, r0, r3, lsl #17 │ │ │ │ ldrhtcc pc, [r8], -fp @ │ │ │ │ mcrrvc 9, 3, pc, r0, cr9 @ │ │ │ │ @ instruction: 0xf000429f │ │ │ │ - blls 2ce464 <__read_chk@plt+0x269090> │ │ │ │ + blls 2ce3f4 <__read_chk@plt+0x269020> │ │ │ │ suble r2, lr, r0, lsl #22 │ │ │ │ ldrhteq pc, [r8], -r9 @ │ │ │ │ addsmi r9, r8, #7168 @ 0x1c00 │ │ │ │ ldrmi fp, [r8], -r8, lsr #31 │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ @ instruction: 0x2120af21 │ │ │ │ @ instruction: 0xf11d1bc0 │ │ │ │ ldcls 14, cr15, [r0], {19} │ │ │ │ @ instruction: 0xf6404601 │ │ │ │ @ instruction: 0x462032b9 │ │ │ │ - stmda r0!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8, {r0, r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf88a2300 │ │ │ │ stmdals lr, {r2, r3, r4, r5, sl, ip, sp} │ │ │ │ mcrrne 9, 3, pc, r0, cr9 @ │ │ │ │ eorsne pc, r8, fp, lsr #17 │ │ │ │ @ instruction: 0xf8db7013 │ │ │ │ andsvc r2, r3, r4 │ │ │ │ @ instruction: 0xf9399b0f │ │ │ │ ldrmi r1, [r9], #-3136 @ 0xfffff3c0 │ │ │ │ - @ instruction: 0xf942f13a │ │ │ │ + @ instruction: 0xf8eaf13a │ │ │ │ @ instruction: 0xf13a4620 │ │ │ │ - @ instruction: 0xf939fdb9 │ │ │ │ + @ instruction: 0xf939fd61 │ │ │ │ ldr r4, [r9, -r0, asr #24] │ │ │ │ msrcs SPSR_f, #178257920 @ 0xaa00000 │ │ │ │ @ instruction: 0xf9bb701e │ │ │ │ addsmi r3, pc, #56 @ 0x38 │ │ │ │ andshi pc, r0, #64 @ 0x40 │ │ │ │ ldrhteq pc, [r8], -r9 @ │ │ │ │ addmi r9, r2, #94208 @ 0x17000 │ │ │ │ teqphi r3, #192, 4 @ p-variant is OBSOLETE │ │ │ │ - bls 2bf990 <__read_chk@plt+0x25a5bc> │ │ │ │ + bls 2bf920 <__read_chk@plt+0x25a54c> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ stcls 2, cr8, [r8, #-76] @ 0xffffffb4 │ │ │ │ @ instruction: 0xf10d461f │ │ │ │ @ instruction: 0xf8db0890 │ │ │ │ strbmi r6, [r0], -r4 │ │ │ │ @ instruction: 0xf7b64631 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ bicshi pc, r3, r0 │ │ │ │ stccs 5, cr9, [r0], {8} │ │ │ │ sbchi pc, r4, r0, asr #32 │ │ │ │ - blls 3d9868 <__read_chk@plt+0x374494> │ │ │ │ + blls 3d97f8 <__read_chk@plt+0x374424> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf859809a │ │ │ │ @ instruction: 0x46193c78 │ │ │ │ @ instruction: 0xf6404628 │ │ │ │ - @ instruction: 0xf7b632b9 │ │ │ │ - strcs lr, [r0], #-4054 @ 0xfffff02a │ │ │ │ + @ instruction: 0xf7b732b9 │ │ │ │ + strcs lr, [r0], #-2062 @ 0xfffff7f2 │ │ │ │ ldrtmi pc, [ip], #-2186 @ 0xfffff776 @ │ │ │ │ @ instruction: 0x46292212 │ │ │ │ mcrrcc 9, 3, pc, r0, cr9 @ │ │ │ │ @ instruction: 0xf8abae9e │ │ │ │ @ instruction: 0xf8db3038 │ │ │ │ - @ instruction: 0xf7b60000 │ │ │ │ - @ instruction: 0xf8dbefc8 │ │ │ │ + @ instruction: 0xf7b70000 │ │ │ │ + @ instruction: 0xf8dbe800 │ │ │ │ vst4.8 {d19-d22}, [pc], r0 │ │ │ │ strtmi r7, [r9], -r2, lsl #5 │ │ │ │ ldrvc r4, [ip], #1584 @ 0x630 │ │ │ │ - svc 0x00bef7b6 │ │ │ │ + svc 0x00f6f7b6 │ │ │ │ smlabbmi r3, r6, r8, pc @ │ │ │ │ @ instruction: 0xf9399b0f │ │ │ │ stmdals lr, {r6, sl, fp, ip} │ │ │ │ @ instruction: 0xf13a4419 │ │ │ │ - @ instruction: 0xf6aaf8eb │ │ │ │ + @ instruction: 0xf6aaf893 │ │ │ │ ldmdavs r8, {r2, r3, r5, r6, r8, r9, sp} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r1], -r0, lsl #2 │ │ │ │ @ instruction: 0xf954f130 │ │ │ │ @ instruction: 0xf13a4628 │ │ │ │ - @ instruction: 0x4628fd59 │ │ │ │ + strtmi pc, [r8], -r1, lsl #26 │ │ │ │ mcrrvc 9, 3, pc, r0, cr9 @ │ │ │ │ @ instruction: 0xff74f132 │ │ │ │ msrcs SPSR_fs, #178257920 @ 0xaa00000 │ │ │ │ strls r4, [sp, -r7, lsl #8] │ │ │ │ - blcs c81dc <__read_chk@plt+0x62e08> │ │ │ │ + blcs c816c <__read_chk@plt+0x62d98> │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ cmnpvc ip, #-1610612726 @ p-variant is OBSOLETE @ 0xa000000a │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andsvc r9, sl, r8, lsl r3 │ │ │ │ addsmi r9, pc, #7168 @ 0x1c00 │ │ │ │ addshi pc, lr, r0, asr #5 │ │ │ │ strcs r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr6, cr6, {5} │ │ │ │ + mcr 7, 6, pc, cr14, cr6, {5} @ │ │ │ │ addvc pc, r1, #192, 10 @ 0x30000000 │ │ │ │ orrvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r3, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7b64630 │ │ │ │ - @ instruction: 0xf04feb28 │ │ │ │ + @ instruction: 0xf04feb60 │ │ │ │ @ instruction: 0xf8860300 │ │ │ │ strbmi r3, [r1], -r3, lsl #2 │ │ │ │ ldrdeq pc, [r4], -fp │ │ │ │ @ instruction: 0xf7b622f0 │ │ │ │ - @ instruction: 0xf5aaef7c │ │ │ │ + @ instruction: 0xf5aaefb4 │ │ │ │ tstcs r0, r7, lsr #6 │ │ │ │ @ instruction: 0xf8db6818 │ │ │ │ @ instruction: 0xf8833004 │ │ │ │ strdlt r1, [r8, -r0] │ │ │ │ @ instruction: 0xf918f130 │ │ │ │ @ instruction: 0xf13a4628 │ │ │ │ - @ instruction: 0x4630fd1d │ │ │ │ - mrc 7, 3, APSR_nzcv, cr2, cr6, {5} │ │ │ │ + ldrtmi pc, [r0], -r5, asr #25 @ │ │ │ │ + mcr 7, 5, pc, cr10, cr6, {5} @ │ │ │ │ ldmdane r3!, {r0, r2, r9, sl, lr} │ │ │ │ stccs 8, cr15, [r1, #-76] @ 0xffffffb4 │ │ │ │ - bcs 8bd5e8 <__read_chk@plt+0x858214> │ │ │ │ - blls 3e25d0 <__read_chk@plt+0x37d1fc> │ │ │ │ + bcs 8bd578 <__read_chk@plt+0x8581a4> │ │ │ │ + blls 3e2560 <__read_chk@plt+0x37d18c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 64e48c <__read_chk@plt+0x5e90b8> │ │ │ │ + blls 64e41c <__read_chk@plt+0x5e9048> │ │ │ │ orrmi pc, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf5aa3901 │ │ │ │ strls r6, [r2, #-807] @ 0xfffffcd9 │ │ │ │ stmdals sl, {r1, r4, r5, r9, sl, lr} │ │ │ │ movwls r6, #18459 @ 0x481b │ │ │ │ msrcs SPSR_fs, #178257920 @ 0xaa00000 │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ mcrrpl 9, 3, pc, r0, cr9 @ │ │ │ │ ldrbtmi r9, [fp], #-1281 @ 0xfffffaff │ │ │ │ strls r9, [r0, #-3342] @ 0xfffff2f2 │ │ │ │ @ instruction: 0xf802f07a │ │ │ │ ldmdavs sl, {r2, r4, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 667bb0 <__read_chk@plt+0x6027dc> │ │ │ │ + blls 667b40 <__read_chk@plt+0x60276c> │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ ldrbtmi r3, [fp], #-1392 @ 0xfffffa90 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - mcr 7, 2, pc, cr10, cr6, {5} @ │ │ │ │ + mcr 7, 4, pc, cr2, cr6, {5} @ │ │ │ │ @ instruction: 0xf939e75f │ │ │ │ @ instruction: 0xf9bb7c40 │ │ │ │ addsmi r3, pc, #56 @ 0x38 │ │ │ │ mrcge 4, 7, APSR_nzcv, cr7, cr15, {3} │ │ │ │ ldrhteq pc, [r8], -r9 @ │ │ │ │ addsmi r9, r0, #94208 @ 0x17000 │ │ │ │ svcge 0x0031f77f │ │ │ │ @@ -74660,101 +74632,101 @@ │ │ │ │ stccs 8, cr0, [r0], {144} @ 0x90 │ │ │ │ svcge 0x003cf43f │ │ │ │ @ instruction: 0x21204638 │ │ │ │ stc2 1, cr15, [r6, #-116] @ 0xffffff8c │ │ │ │ @ instruction: 0x46019c10 │ │ │ │ adcscc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ strtmi r4, [r5], -r0, lsr #12 │ │ │ │ - svc 0x0012f7b6 │ │ │ │ + svc 0x004af7b6 │ │ │ │ ldmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf88a010e │ │ │ │ - @ instruction: 0xf13a243c │ │ │ │ - strtmi pc, [r0], -r1, asr #16 │ │ │ │ - ldc2 1, cr15, [r8], #232 @ 0xe8 │ │ │ │ + @ instruction: 0xf139243c │ │ │ │ + strtmi pc, [r0], -r9, ror #31 │ │ │ │ + stc2l 1, cr15, [r0], #-232 @ 0xffffff18 │ │ │ │ @ instruction: 0xf6aae725 │ │ │ │ andsvc r2, lr, r8, ror #6 │ │ │ │ ldrhtcc pc, [r8], -fp @ │ │ │ │ @ instruction: 0xf00042bb │ │ │ │ - blls 2ce74c <__read_chk@plt+0x269378> │ │ │ │ + blls 2ce6dc <__read_chk@plt+0x269308> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals r7, {r1, r2, r4, r8, pc} │ │ │ │ cdpcs 6, 0, cr14, cr0, cr13, {6} │ │ │ │ msrhi SPSR_f, r0 │ │ │ │ ldr r2, [r1, #1280]! @ 0x500 │ │ │ │ @ instruction: 0xf6409c18 │ │ │ │ @ instruction: 0x464133b9 │ │ │ │ adcscc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf8a40c20 │ │ │ │ @ instruction: 0xf7b6c000 │ │ │ │ - strtmi lr, [r8], -sl, lsl #21 │ │ │ │ + strtmi lr, [r8], -r2, asr #21 │ │ │ │ mrc2 1, 5, pc, cr4, cr2, {1} │ │ │ │ - blne ff794f04 <__read_chk@plt+0xff72fb30> │ │ │ │ + blne ff794e94 <__read_chk@plt+0xff72fac0> │ │ │ │ vqsub.s8 d4, d16, d8 │ │ │ │ @ instruction: 0x46288137 │ │ │ │ @ instruction: 0xf1322400 │ │ │ │ strmi pc, [r7], #-3755 @ 0xfffff155 │ │ │ │ smladxls sp, r0, r6, r4 │ │ │ │ - ldcl 7, cr15, [lr, #728] @ 0x2d8 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr6, cr6, {5} │ │ │ │ addvc pc, r1, #192, 10 @ 0x30000000 │ │ │ │ orrvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r3, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7b64630 │ │ │ │ - blls 2a8cd4 <__read_chk@plt+0x243900> │ │ │ │ + blls 2a8d44 <__read_chk@plt+0x243970> │ │ │ │ smlabbmi r3, r6, r8, pc @ │ │ │ │ @ instruction: 0xf6bf429f │ │ │ │ - blls 2da038 <__read_chk@plt+0x274c64> │ │ │ │ + blls 2d9fc8 <__read_chk@plt+0x274bf4> │ │ │ │ cmple r9, r0, lsl #22 │ │ │ │ ldrhteq pc, [r8], -r9 @ │ │ │ │ addsmi r9, r8, #13312 @ 0x3400 │ │ │ │ ldcls 15, cr11, [lr], {216} @ 0xd8 │ │ │ │ rscshi pc, sl, r0, lsl #6 │ │ │ │ @ instruction: 0xf88a2200 │ │ │ │ @ instruction: 0xe736243c │ │ │ │ ldcleq 8, cr15, [r8], #-356 @ 0xfffffe9c │ │ │ │ - blcs 184c350 <__read_chk@plt+0x17e6f7c> │ │ │ │ + blcs 184c2e0 <__read_chk@plt+0x17e6f0c> │ │ │ │ stmdavc r1, {r1, r2, r3, r6, r8, ip, lr, pc}^ │ │ │ │ tstpeq pc, r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf086e753 │ │ │ │ ldrbt pc, [pc], r3, asr #18 @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dbaeba │ │ │ │ ldmdavc fp, {r2, ip, sp} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dbad95 │ │ │ │ ldmdavc fp, {ip, sp} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 5d99b0 <__read_chk@plt+0x5745dc> │ │ │ │ - blls 2884e0 <__read_chk@plt+0x22310c> │ │ │ │ + blls 5d9940 <__read_chk@plt+0x57456c> │ │ │ │ + blls 288470 <__read_chk@plt+0x22309c> │ │ │ │ addmi r9, fp, #212992 @ 0x34000 │ │ │ │ strcs fp, [r0], #-4052 @ 0xfffff02c │ │ │ │ ldr r2, [r3, #1025]! @ 0x401 │ │ │ │ rscscs sl, r0, #6208 @ 0x1840 │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ - mcr 7, 4, pc, cr14, cr6, {5} @ │ │ │ │ + mcr 7, 6, pc, cr6, cr6, {5} @ │ │ │ │ @ instruction: 0xf6aa4629 │ │ │ │ mrcne 5, 3, r1, cr3, cr4, {3} │ │ │ │ strbmi r2, [r0], -r1, lsl #4 │ │ │ │ strcs r9, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf88522ef │ │ │ │ @ instruction: 0xf13360f0 │ │ │ │ msrcs CPSR_, #16640 @ 0x4100 │ │ │ │ andcc pc, r0, r8, lsr #16 │ │ │ │ @ instruction: 0xf086e639 │ │ │ │ @ instruction: 0xe6ddf919 │ │ │ │ @ instruction: 0x21209b07 │ │ │ │ - bne fe6d4bf4 <__read_chk@plt+0xfe66f820> │ │ │ │ + bne fe6d4b84 <__read_chk@plt+0xfe66f7b0> │ │ │ │ stc2l 1, cr15, [r0], #-116 @ 0xffffff8c │ │ │ │ strtmi r4, [r8], -r7, lsl #12 │ │ │ │ - ldcl 7, cr15, [r8, #-728]! @ 0xfffffd28 │ │ │ │ + ldc 7, cr15, [r0, #728]! @ 0x2d8 │ │ │ │ eorsvs pc, fp, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ andcc r4, r8, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf7b64628 │ │ │ │ - blls 2a8c08 <__read_chk@plt+0x243834> │ │ │ │ + blls 2a8c78 <__read_chk@plt+0x2438a4> │ │ │ │ str r9, [r7, sp, lsl #6]! │ │ │ │ ldrbtmi r4, [r9], #-2543 @ 0xfffff611 │ │ │ │ cdp2 1, 7, cr15, cr10, cr15, {1} │ │ │ │ stmdacs r0, {r0, r2, r3, r8, sp} │ │ │ │ svcge 0x0001f43f │ │ │ │ @ instruction: 0xf85949ec │ │ │ │ ldrbtmi r0, [r9], #-3192 @ 0xfffff388 │ │ │ │ @@ -74781,132 +74753,132 @@ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr3, cr15, {1} │ │ │ │ @ instruction: 0x3c6ef939 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf859817f │ │ │ │ ldmdbcs pc!, {r2, r3, r5, r6, sl, fp, ip}^ @ │ │ │ │ mcrge 6, 6, pc, cr9, cr15, {1} @ │ │ │ │ @ instruction: 0xf7b69108 │ │ │ │ - stmdbls r8, {r3, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r8, {r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldreq r3, [fp, #17] │ │ │ │ mrcge 5, 5, APSR_nzcv, cr15, cr15, {3} │ │ │ │ - stmia lr, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r6, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdavs r3, {r3, r8, fp, ip, pc} │ │ │ │ eorne pc, r1, r3, asr r8 @ │ │ │ │ @ instruction: 0xf859e6b7 │ │ │ │ - blcs bd66c <__read_chk@plt+0x58298> │ │ │ │ + blcs bd5fc <__read_chk@plt+0x58228> │ │ │ │ adcshi pc, r6, r0 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ tstls r8, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf7b69108 │ │ │ │ - stmdbls r8, {r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r8, {r2, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, fp, ip, pc} │ │ │ │ adchi pc, sl, r0, asr #32 │ │ │ │ andcs r4, r1, #199680 @ 0x30c00 │ │ │ │ strne lr, [r1], -sp, asr #19 │ │ │ │ ldrbtmi sl, [fp], #-3742 @ 0xfffff162 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrtmi r7, [r0], -r2, lsl #7 │ │ │ │ @ instruction: 0xf7b64619 │ │ │ │ - blls 2a98ec <__read_chk@plt+0x244518> │ │ │ │ + blls 2a995c <__read_chk@plt+0x244588> │ │ │ │ addsmi r9, r3, #53248 @ 0xd000 │ │ │ │ strcs fp, [r0], #-4052 @ 0xfffff02c │ │ │ │ str r2, [r0], r1, lsl #8 │ │ │ │ cmplt r3, r8, lsl #22 │ │ │ │ ldrhteq pc, [r8], -r9 @ │ │ │ │ addsmi r9, r8, #7168 @ 0x1c00 │ │ │ │ ldrmi fp, [r8], -r8, lsr #31 │ │ │ │ movwcs lr, #5561 @ 0x15b9 │ │ │ │ @ instruction: 0xf10d9308 │ │ │ │ ldrb r0, [sp, #2192]! @ 0x890 │ │ │ │ ldrdcs pc, [r4], -fp │ │ │ │ - bcs cc53c <__read_chk@plt+0x67168> │ │ │ │ + bcs cc4cc <__read_chk@plt+0x670f8> │ │ │ │ addshi pc, sl, r0 │ │ │ │ str r4, [r5, #1567]! @ 0x61f │ │ │ │ - blcs d5120 <__read_chk@plt+0x6fd4c> │ │ │ │ + blcs d50b0 <__read_chk@plt+0x6fcdc> │ │ │ │ addhi pc, r6, r0 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ - blcs cc578 <__read_chk@plt+0x671a4> │ │ │ │ + blcs cc508 <__read_chk@plt+0x67134> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr3, cr15, {3} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ - blcs cc584 <__read_chk@plt+0x671b0> │ │ │ │ + blcs cc514 <__read_chk@plt+0x67140> │ │ │ │ svcge 0x002df43f │ │ │ │ - blmi feaa804c <__read_chk@plt+0xfea42c78> │ │ │ │ + blmi feaa7fdc <__read_chk@plt+0xfea42c08> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ strb r6, [r5, #-26] @ 0xffffffe6 │ │ │ │ smlawtcs r0, r0, sl, r1 │ │ │ │ - blx feb6a9a6 <__read_chk@plt+0xfeb055d2> │ │ │ │ + blx feb6a936 <__read_chk@plt+0xfeb05562> │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ - stcl 7, cr15, [r2], {182} @ 0xb6 │ │ │ │ + ldcl 7, cr15, [sl], #728 @ 0x2d8 │ │ │ │ eorsvs pc, fp, #192, 10 @ 0x30000000 │ │ │ │ andcc r4, r8, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7b64628 │ │ │ │ - @ instruction: 0xf9b9e954 │ │ │ │ - bls 27a630 <__read_chk@plt+0x21525c> │ │ │ │ + @ instruction: 0xf9b9e98c │ │ │ │ + bls 27a5c0 <__read_chk@plt+0x2151ec> │ │ │ │ addsmi r9, r3, #872415232 @ 0x34000000 │ │ │ │ strcs fp, [r0], #-4012 @ 0xfffff054 │ │ │ │ strbt r2, [fp], r1, lsl #8 │ │ │ │ andls r2, r0, #268435456 @ 0x10000000 │ │ │ │ eorsvc pc, r8, #13631488 @ 0xd00000 │ │ │ │ ldrmi r4, [r4], -r9, lsr #12 │ │ │ │ @ instruction: 0xf6404610 │ │ │ │ @ instruction: 0xf13332b8 │ │ │ │ @ instruction: 0xf04ffb5d │ │ │ │ strtmi r0, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf6405422 │ │ │ │ @ instruction: 0x462832b9 │ │ │ │ - ldc 7, cr15, [r4, #728] @ 0x2d8 │ │ │ │ + stcl 7, cr15, [ip, #728] @ 0x2d8 │ │ │ │ @ instruction: 0xf04f9b18 │ │ │ │ @ instruction: 0xf8830200 │ │ │ │ @ instruction: 0xe6ae2bb8 │ │ │ │ msrcs SPSR_f, #178257920 @ 0xaa00000 │ │ │ │ @ instruction: 0xf9bb701e │ │ │ │ addsmi r3, pc, #56 @ 0x38 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr8, cr15, {1} │ │ │ │ - blcs d51c4 <__read_chk@plt+0x6fdf0> │ │ │ │ + blcs d5154 <__read_chk@plt+0x6fd80> │ │ │ │ stclge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ mcrne 6, 4, lr, cr7, cr13, {2} │ │ │ │ svccs 0x00f1ab61 │ │ │ │ @ instruction: 0xf106463a │ │ │ │ svclt 0x00280101 │ │ │ │ @ instruction: 0x461822f1 │ │ │ │ @ instruction: 0xf7b6463e │ │ │ │ - svccs 0x00f0ed76 │ │ │ │ + svccs 0x00f0edae │ │ │ │ cmnpne r4, #178257920 @ p-variant is OBSOLETE @ 0xaa00000 │ │ │ │ ldrbtcs fp, [r0], r8, lsr #30 │ │ │ │ andcs r4, r5, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf10d2000 │ │ │ │ ldrpl r0, [r8, #2192] @ 0x890 │ │ │ │ - b 1aec4b4 <__read_chk@plt+0x1a870e0> │ │ │ │ + b fe8ec444 <__read_chk@plt+0xfe887070> │ │ │ │ andcs r4, r1, #120, 22 @ 0x1e000 │ │ │ │ strbmi r9, [r0], -r1 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x461923f1 │ │ │ │ - ldcl 7, cr15, [r2], #-728 @ 0xfffffd28 │ │ │ │ + stc 7, cr15, [sl], #728 @ 0x2d8 │ │ │ │ ldmib sp, {r0, r1, r3, r4, r5, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dd671b │ │ │ │ ldr r8, [r0], #116 @ 0x74 │ │ │ │ - bcs d4e30 <__read_chk@plt+0x6fa5c> │ │ │ │ + bcs d4dc0 <__read_chk@plt+0x6f9ec> │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ strls r8, [r8, #-165] @ 0xffffff5b │ │ │ │ ldrb sl, [r2, #-3551]! @ 0xfffff221 │ │ │ │ ldrdvs pc, [r4], -fp │ │ │ │ ldmeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r1], -r0, asr #12 │ │ │ │ - ldcl 7, cr15, [sl], #728 @ 0x2d8 │ │ │ │ + ldc 7, cr15, [r2, #-728]! @ 0xfffffd28 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ movwcs sp, #4210 @ 0x1072 │ │ │ │ ldrb r9, [sp, #-776] @ 0xfffffcf8 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ - bcs cc67c <__read_chk@plt+0x672a8> │ │ │ │ + bcs cc60c <__read_chk@plt+0x67238> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr13, cr15, {1} │ │ │ │ str r4, [r5, #-1567] @ 0xfffff9e1 │ │ │ │ - blx ff6ea85a <__read_chk@plt+0xff685486> │ │ │ │ + blx ff6ea7ea <__read_chk@plt+0xff685416> │ │ │ │ cmnpcs r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ mvnslt r6, r8, lsl r0 │ │ │ │ strpl pc, [r0], r5, lsl #10 │ │ │ │ stcleq 8, cr15, [ip, #856] @ 0x358 │ │ │ │ @ instruction: 0xf8d6b1c8 │ │ │ │ @ instruction: 0xb1b33df8 │ │ │ │ stc2 0, cr15, [lr, #-532]! @ 0xfffffdec │ │ │ │ @@ -74914,162 +74886,162 @@ │ │ │ │ @ instruction: 0xf0850df8 │ │ │ │ cmnplt r0, r9, lsr #26 @ p-variant is OBSOLETE │ │ │ │ ldclne 8, cr15, [r8, #856]! @ 0x358 │ │ │ │ stcleq 8, cr15, [ip, #856] @ 0x358 │ │ │ │ cdp2 1, 7, cr15, cr12, cr15, {1} │ │ │ │ eorvs pc, r7, #717225984 @ 0x2ac00000 │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ - bge ffaeb77c <__read_chk@plt+0xffa863a8> │ │ │ │ + bge ffaeb70c <__read_chk@plt+0xffa86338> │ │ │ │ @ instruction: 0xf12f2100 │ │ │ │ @ instruction: 0xf5abfebb │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf505aadf │ │ │ │ @ instruction: 0xf8d55580 │ │ │ │ stmdacs r0, {r2, r5, r9, sl, fp} │ │ │ │ - bge ff6eb79c <__read_chk@plt+0xff6863c8> │ │ │ │ + bge ff6eb72c <__read_chk@plt+0xff686358> │ │ │ │ mrccc 8, 2, APSR_nzcv, cr0, cr5, {6} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf085aad3 │ │ │ │ stmdacs r0, {r0, r2, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge ff46b7b0 <__read_chk@plt+0xff4063dc> │ │ │ │ + bge ff46b740 <__read_chk@plt+0xff40636c> │ │ │ │ mrceq 8, 2, APSR_nzcv, cr0, cr5, {6} │ │ │ │ ldc2l 0, cr15, [lr], #532 @ 0x214 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d5aac7 │ │ │ │ @ instruction: 0xf8d51e50 │ │ │ │ @ instruction: 0xf12f0e24 │ │ │ │ @ instruction: 0xf6abfe4f │ │ │ │ andsvs r2, r8, ip, ror #6 │ │ │ │ - blt fefec6d4 <__read_chk@plt+0xfef87300> │ │ │ │ - blls 341fc4 <__read_chk@plt+0x2dcbf0> │ │ │ │ + blt fefec664 <__read_chk@plt+0xfef87290> │ │ │ │ + blls 341f54 <__read_chk@plt+0x2dcb80> │ │ │ │ mrrcne 4, 7, r4, r9, cr14 │ │ │ │ @ instruction: 0xf1394618 │ │ │ │ - movwcs pc, #2621 @ 0xa3d @ │ │ │ │ + movwcs pc, #2533 @ 0x9e5 @ │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, sp, lr} │ │ │ │ - blmi e5b33c <__read_chk@plt+0xdf5f68> │ │ │ │ + blmi e5b2cc <__read_chk@plt+0xdf5ef8> │ │ │ │ mvnsvc pc, pc, asr #12 │ │ │ │ @ instruction: 0xf503447b │ │ │ │ @ instruction: 0x87197234 │ │ │ │ addsmi r3, r3, #60, 6 @ 0xf0000000 │ │ │ │ @ instruction: 0xf7ffd1fb │ │ │ │ @ instruction: 0xf8dbbaac │ │ │ │ strb r1, [sp], r0 │ │ │ │ ldclcc 8, cr15, [r8], #-356 @ 0xfffffe9c │ │ │ │ - blcs b7b18 <__read_chk@plt+0x52744> │ │ │ │ + blcs b7aa8 <__read_chk@plt+0x526d4> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr12, cr15, {3} │ │ │ │ - bcs d4f4c <__read_chk@plt+0x6fb78> │ │ │ │ + bcs d4edc <__read_chk@plt+0x6fb08> │ │ │ │ strcs sp, [r1, #-499] @ 0xfffffe0d │ │ │ │ - blls 2e84f0 <__read_chk@plt+0x28311c> │ │ │ │ + blls 2e8480 <__read_chk@plt+0x2830ac> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0x4634aede │ │ │ │ strls lr, [sl], #-1164 @ 0xfffffb74 │ │ │ │ - bllt ffe2c730 <__read_chk@plt+0xffdc735c> │ │ │ │ + bllt ffe2c6c0 <__read_chk@plt+0xffdc72ec> │ │ │ │ ldrvc pc, [r4, #-1286]! @ 0xfffffafa │ │ │ │ @ instruction: 0x363c2013 │ │ │ │ - blx ffdeac2e <__read_chk@plt+0xffd8585a> │ │ │ │ + blx fe7eabbe <__read_chk@plt+0xfe7857ea> │ │ │ │ ldceq 8, cr15, [ip], #-280 @ 0xfffffee8 │ │ │ │ @ instruction: 0xf13b20f1 │ │ │ │ - @ instruction: 0xf846fbef │ │ │ │ + @ instruction: 0xf846fb97 │ │ │ │ adcmi r0, lr, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xe7ccd1f2 │ │ │ │ str r9, [fp, #1288] @ 0x508 │ │ │ │ ldclcc 8, cr15, [r8], #-356 @ 0xfffffe9c │ │ │ │ strb r7, [sl, #-2073] @ 0xfffff7e7 │ │ │ │ - stmdb ip!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r0, [r7], -r6 │ │ │ │ + stmdb r4!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r0, r7, r6, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, r6, ip, r0 │ │ │ │ + eorseq r0, r7, r6, lsl #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, r7, r8, asr #25 │ │ │ │ - andseq fp, sl, r8, lsr #15 │ │ │ │ - mulseq sl, lr, r7 │ │ │ │ - andseq fp, sl, r4, lsr #15 │ │ │ │ - eoreq sp, pc, lr, ror ip @ │ │ │ │ - eorseq pc, ip, r6, lsl #10 │ │ │ │ - andseq fp, sl, r0, lsr r7 │ │ │ │ - eorseq pc, ip, r2, asr #5 │ │ │ │ + eorseq r4, r7, r8, lsr sp │ │ │ │ + @ instruction: 0x001ab6bc │ │ │ │ + @ instruction: 0x001ab6b2 │ │ │ │ + @ instruction: 0x001ab6b8 │ │ │ │ + eoreq sp, pc, r2, lsl #23 │ │ │ │ + eorseq pc, ip, r6, ror r5 @ │ │ │ │ + andseq fp, sl, r4, asr #12 │ │ │ │ + eorseq pc, ip, r2, lsr r3 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r0, r7, r2, asr #17 │ │ │ │ + eorseq r0, r7, r2, lsr r9 │ │ │ │ @ instruction: 0xfffff463 │ │ │ │ - andseq fp, sl, sl, lsr #4 │ │ │ │ - ldrdeq r0, [lr], -lr @ │ │ │ │ - andseq fp, sl, r6, rrx │ │ │ │ - andseq fp, sl, r6, asr r0 │ │ │ │ - andseq fp, r9, r2, lsl #28 │ │ │ │ - andseq fp, r9, ip, ror #27 │ │ │ │ - @ instruction: 0x001c82d6 │ │ │ │ - ldrshteq r4, [r7], -sl │ │ │ │ - andseq r0, sl, r0, asr #3 │ │ │ │ - eorseq lr, ip, r4, lsr #22 │ │ │ │ - eorseq lr, ip, ip, lsl #22 │ │ │ │ + andseq fp, sl, lr, lsr r1 │ │ │ │ + strdeq r0, [lr], -r2 @ │ │ │ │ + andseq sl, sl, sl, ror pc │ │ │ │ + andseq sl, sl, sl, ror #30 │ │ │ │ + andseq fp, r9, sl, asr #26 │ │ │ │ + andseq fp, r9, r4, lsr sp │ │ │ │ + andseq r8, ip, sl, ror #3 │ │ │ │ + eorseq r4, r7, sl, ror #8 │ │ │ │ + andseq r0, sl, r8, lsl #2 │ │ │ │ + mlaseq ip, r4, fp, lr │ │ │ │ + eorseq lr, ip, ip, ror fp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec059d4 <__read_chk@plt+0xfeba0600> │ │ │ │ + bl fec05964 <__read_chk@plt+0xfeba0590> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r8], #-896 @ 0xfffffc80 │ │ │ │ - bmi ada9ec <__read_chk@plt+0xa75618> │ │ │ │ + bmi ada97c <__read_chk@plt+0xa755a8> │ │ │ │ stcmi 4, cr4, [r8, #-496]! @ 0xfffffe10 │ │ │ │ ldrbtmi r4, [sp], #-2856 @ 0xfffff4d8 │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ stmiapl fp!, {r9}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r2, {r7, r9, sp}^ │ │ │ │ @ instruction: 0xdc0b2a01 │ │ │ │ - blmi 84108c <__read_chk@plt+0x7dbcb8> │ │ │ │ + blmi 84101c <__read_chk@plt+0x7dbc48> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 108878 <__read_chk@plt+0xa34a4> │ │ │ │ + blls 108808 <__read_chk@plt+0xa3434> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12f0300 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - blmi 780034 <__read_chk@plt+0x71ac60> │ │ │ │ + blmi 77ffc4 <__read_chk@plt+0x71abf0> │ │ │ │ andcs r4, r1, #15728640 @ 0xf00000 │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8c301b5 │ │ │ │ @ instruction: 0xf13922dc │ │ │ │ - @ instruction: 0xf506fd71 │ │ │ │ + @ instruction: 0xf506fd19 │ │ │ │ andcs r5, r5, #128, 6 │ │ │ │ ldclne 8, cr15, [r8, #844]! @ 0x34c │ │ │ │ stcleq 8, cr15, [ip, #844] @ 0x34c │ │ │ │ @ instruction: 0xf8bef086 │ │ │ │ @ instruction: 0xf13a9000 │ │ │ │ - ldrtmi pc, [r9], -fp, lsl #20 @ │ │ │ │ + @ instruction: 0x4639f9b3 │ │ │ │ @ instruction: 0xf1391c60 │ │ │ │ - @ instruction: 0xf13afd61 │ │ │ │ - blmi 46d070 <__read_chk@plt+0x407c9c> │ │ │ │ + @ instruction: 0xf13afd09 │ │ │ │ + blmi 46cea0 <__read_chk@plt+0x407acc> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - mcrr 7, 11, pc, r4, cr6 @ │ │ │ │ + ldcl 7, cr15, [ip], #-728 @ 0xfffffd28 │ │ │ │ stmdacs r0, {fp, ip, pc} │ │ │ │ smlabtcs r0, ip, r0, sp │ │ │ │ stc2l 1, cr15, [r6, #188] @ 0xbc │ │ │ │ @ instruction: 0xf12f4668 │ │ │ │ bfi pc, r9, (invalid: 27:5) @ │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r0, r7, r4, lsr #1 │ │ │ │ + ldm r8, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r0, r7, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, lr, r0, r0 │ │ │ │ + eorseq r0, r7, lr, lsl #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, r7, ip, ror r0 │ │ │ │ - ldrsbteq lr, [ip], -r8 │ │ │ │ + eorseq r0, r7, ip, ror #1 │ │ │ │ + eorseq lr, ip, r8, asr #20 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec05aa0 <__read_chk@plt+0xfeba06cc> │ │ │ │ + bl fec05a30 <__read_chk@plt+0xfeba065c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5000ff8 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp} │ │ │ │ stmdacc r3, {r0, r6, r9, sl, fp, ip} │ │ │ │ - @ instruction: 0xf954f139 │ │ │ │ + @ instruction: 0xf8fcf139 │ │ │ │ andcs r4, r1, #3072 @ 0xc00 │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ svclt 0x002af054 │ │ │ │ - eorseq r4, r7, r0, rrx │ │ │ │ + ldrsbteq r4, [r7], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 3, cr15, cr0, cr12, {6} │ │ │ │ ldrmi fp, [r4], -fp, ror #1 │ │ │ │ @ instruction: 0x3674f8df │ │ │ │ @ instruction: 0x5674f8df │ │ │ │ @@ -75118,15 +75090,15 @@ │ │ │ │ @ instruction: 0x9d08a925 │ │ │ │ adccs pc, fp, sl, asr #12 │ │ │ │ adccs pc, sl, r2, asr #13 │ │ │ │ movwcs r4, #1672 @ 0x688 │ │ │ │ ldrls sl, [r1], -ip, lsr #28 │ │ │ │ andvc pc, r3, #128, 22 @ 0x20000 │ │ │ │ rscvc lr, r3, #165888 @ 0x28800 │ │ │ │ - blcs 1ecab4 <__read_chk@plt+0x1876e0> │ │ │ │ + blcs 1eca44 <__read_chk@plt+0x187670> │ │ │ │ adcsmi r4, r1, #721420288 @ 0x2b000000 │ │ │ │ @ instruction: 0x0724d1f6 │ │ │ │ mrshi pc, (UNDEF: 74) @ │ │ │ │ @ instruction: 0xf10daa1e │ │ │ │ @ instruction: 0xf10d0e60 │ │ │ │ @ instruction: 0xf8cd0c5c │ │ │ │ @ instruction: 0x4692e030 │ │ │ │ @@ -75138,15 +75110,15 @@ │ │ │ │ @ instruction: 0xf8cd46f3 │ │ │ │ @ instruction: 0xf04fa03c │ │ │ │ svcls 0x00090900 │ │ │ │ @ instruction: 0xa018f8dd │ │ │ │ andgt pc, ip, sp, asr #17 │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xec0de9cd │ │ │ │ - bls 1376f0 <__read_chk@plt+0xd231c> │ │ │ │ + bls 137680 <__read_chk@plt+0xd22ac> │ │ │ │ stmdaeq r1, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ vqrdmulh.s d15, d7, d3 │ │ │ │ @ instruction: 0xf1036855 │ │ │ │ stmiane sl!, {r2, r3, r4, r5, r9, sl}^ │ │ │ │ stmibne fp!, {r3, r5, r6, r7, fp, ip, lr} │ │ │ │ orrlt r4, r8, r4, lsl #12 │ │ │ │ @ instruction: 0xf81a10f9 │ │ │ │ @@ -75155,15 +75127,15 @@ │ │ │ │ streq pc, [r1], #-20 @ 0xffffffec │ │ │ │ stmdbls r5, {r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf1b9821e │ │ │ │ svclt 0x000c0f05 │ │ │ │ strcs r2, [r2], #-1027 @ 0xfffffbfd │ │ │ │ strmi r5, [r6], -r8, lsr #19 │ │ │ │ - b 149b084 <__read_chk@plt+0x1435cb0> │ │ │ │ + b 149b014 <__read_chk@plt+0x1435c40> │ │ │ │ @ instruction: 0xf81a01e8 │ │ │ │ @ instruction: 0xf0086001 │ │ │ │ tstmi lr, r7, lsl #2 │ │ │ │ @ instruction: 0x0601f016 │ │ │ │ stmdbls r5, {r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf1b98210 │ │ │ │ @@ -75171,73 +75143,73 @@ │ │ │ │ strcs r2, [r2], -r3, lsl #12 │ │ │ │ @ instruction: 0x460d6851 │ │ │ │ rscsne fp, sl, r9, asr r3 │ │ │ │ andpl pc, r2, sl, lsl r8 @ │ │ │ │ andeq pc, r7, #7 │ │ │ │ @ instruction: 0xf0154115 │ │ │ │ eorle r0, r2, r1, lsl #10 │ │ │ │ - bcs 178caac <__read_chk@plt+0x17276d8> │ │ │ │ + bcs 178ca3c <__read_chk@plt+0x1727668> │ │ │ │ @ instruction: 0x4608d116 │ │ │ │ tstls sl, r0, lsl r3 │ │ │ │ - b 66c968 <__read_chk@plt+0x607594> │ │ │ │ + b 146c8f8 <__read_chk@plt+0x1407524> │ │ │ │ stmdacs r2, {r1, r3, r8, fp, ip, pc} │ │ │ │ - bl 1156d8 <__read_chk@plt+0xb0304> │ │ │ │ + bl 115668 <__read_chk@plt+0xb0294> │ │ │ │ @ instruction: 0xf8120200 │ │ │ │ @ instruction: 0xf1a22c01 │ │ │ │ - blx fed2f418 <__read_chk@plt+0xfecca044> │ │ │ │ - b 14ab4b0 <__read_chk@plt+0x14460dc> │ │ │ │ + blx fed2f3a8 <__read_chk@plt+0xfecc9fd4> │ │ │ │ + b 14ab440 <__read_chk@plt+0x144606c> │ │ │ │ svclt 0x00981252 │ │ │ │ - bcs b72b0 <__read_chk@plt+0x51edc> │ │ │ │ + bcs b7240 <__read_chk@plt+0x51e6c> │ │ │ │ andhi pc, r8, #64 @ 0x40 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7b5930a │ │ │ │ - @ instruction: 0xf132eff8 │ │ │ │ - blls 36d5d8 <__read_chk@plt+0x308204> │ │ │ │ + @ instruction: 0xf7b6930a │ │ │ │ + @ instruction: 0xf132e830 │ │ │ │ + blls 36d568 <__read_chk@plt+0x308194> │ │ │ │ ldmdavs r9, {r0, r2, r9, sl, lr}^ │ │ │ │ movtlt r4, #5640 @ 0x1608 │ │ │ │ mvneq lr, #323584 @ 0x4f000 │ │ │ │ stmdaeq r7, {r3, ip, sp, lr, pc} │ │ │ │ andeq pc, r3, sl, lsl r8 @ │ │ │ │ @ instruction: 0xf008fa40 │ │ │ │ andeq pc, r1, r0, lsl r0 @ │ │ │ │ stmdavc fp, {r0, r2, r3, r4, ip, lr, pc} │ │ │ │ tstle r4, fp, asr fp │ │ │ │ tstls sl, r8, lsl #12 │ │ │ │ - stmib r6!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 86c958 <__read_chk@plt+0x807584> │ │ │ │ stmdacs r2, {r1, r3, r8, fp, ip, pc} │ │ │ │ movweq lr, #2817 @ 0xb01 │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ cmppeq sp, #-1073741784 @ p-variant is OBSOLETE @ 0xc0000028 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3992 @ 0xf98 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ andcs r8, r5, #244, 2 @ 0x3d │ │ │ │ - @ instruction: 0xf7b52000 │ │ │ │ - @ instruction: 0xf132efca │ │ │ │ + @ instruction: 0xf7b62000 │ │ │ │ + @ instruction: 0xf132e802 │ │ │ │ @ instruction: 0x4659fa97 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ @ instruction: 0x462a42b4 │ │ │ │ @ instruction: 0x4634bfb8 │ │ │ │ stmdavs r9, {r0, r2, r7, r9, lr} │ │ │ │ @ instruction: 0x4602bfb8 │ │ │ │ addmi r3, r5, #16777216 @ 0x1000000 │ │ │ │ movweq lr, #7075 @ 0x1ba3 │ │ │ │ svclt 0x00cc9901 │ │ │ │ strcs r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ svceq 0x0005f1b9 │ │ │ │ @ instruction: 0xf045bf18 │ │ │ │ strcc r0, [r2, -r1, lsl #10] │ │ │ │ svccc 0x0004f841 │ │ │ │ - bleq 1eaf84 <__read_chk@plt+0x185bb0> │ │ │ │ - bcs 192f60 <__read_chk@plt+0x12db8c> │ │ │ │ + bleq 1eaf14 <__read_chk@plt+0x185b40> │ │ │ │ + bcs 192ef0 <__read_chk@plt+0x12db1c> │ │ │ │ stmiane r1!, {r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldrmi r1, [r4], #-3297 @ 0xfffff31f │ │ │ │ strtmi r9, [r9], #-2567 @ 0xfffff5f9 │ │ │ │ - blne 77fc1c <__read_chk@plt+0x71a848> │ │ │ │ + blne 77fbac <__read_chk@plt+0x71a7d8> │ │ │ │ eorne pc, r9, r2, asr #16 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1b99a04 │ │ │ │ @ instruction: 0xf8420f06 │ │ │ │ andls r3, r4, #4, 30 │ │ │ │ svcge 0x003cf47f │ │ │ │ @ instruction: 0xec0de9dd │ │ │ │ @@ -75248,56 +75220,56 @@ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8542300 │ │ │ │ addsmi r0, r0, #4, 30 │ │ │ │ @ instruction: 0x4619bfb8 │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ @ instruction: 0x4602bfb8 │ │ │ │ mvnsle r2, r6, lsl #22 │ │ │ │ - ble 19393b8 <__read_chk@plt+0x18d3fe4> │ │ │ │ + ble 1939348 <__read_chk@plt+0x18d3f74> │ │ │ │ @ instruction: 0x46544670 │ │ │ │ movwcs r2, #1892 @ 0x764 │ │ │ │ strtmi r4, [ip], fp, lsl #13 │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ @ instruction: 0xf8549601 │ │ │ │ ldrmi r2, [r9], -r4, lsl #30 │ │ │ │ - bcs bb7d8 <__read_chk@plt+0x56404> │ │ │ │ - bl 2e600c <__read_chk@plt+0x280c38> │ │ │ │ + bcs bb768 <__read_chk@plt+0x56394> │ │ │ │ + bl 2e5f9c <__read_chk@plt+0x280bc8> │ │ │ │ @ instruction: 0xf8520283 │ │ │ │ ldmib r0, {r2, sl, fp, ip, lr}^ │ │ │ │ - blne fe5473e4 <__read_chk@plt+0xfe4e2010> │ │ │ │ + blne fe547374 <__read_chk@plt+0xfe4e1fa0> │ │ │ │ vstrls d1, [r1, #-328] @ 0xfffffeb8 │ │ │ │ svclt 0x00bc42ba │ │ │ │ @ instruction: 0x460d4617 │ │ │ │ andcc r9, r4, r1, lsl #10 │ │ │ │ mvnle r2, r6, lsl #22 │ │ │ │ strbtmi r9, [r5], -r1, lsl #28 │ │ │ │ @ instruction: 0xf0001c70 │ │ │ │ @ instruction: 0xf85880b7 │ │ │ │ movwcc r3, #4139 @ 0x102b │ │ │ │ eorcc pc, fp, r8, asr #16 │ │ │ │ eorcc pc, fp, ip, asr r8 @ │ │ │ │ @ instruction: 0xf84c3301 │ │ │ │ @ instruction: 0xf858302b │ │ │ │ - blcc facb4 <__read_chk@plt+0x958e0> │ │ │ │ + blcc fac44 <__read_chk@plt+0x95870> │ │ │ │ eorcc pc, r6, r8, asr #16 │ │ │ │ eorcc pc, r6, ip, asr r8 @ │ │ │ │ @ instruction: 0xf84c3b01 │ │ │ │ ldr r3, [r3, r6, lsr #32]! │ │ │ │ ldmib sp, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ movwcc sl, #49674 @ 0xc20a │ │ │ │ - blls 15385c <__read_chk@plt+0xee488> │ │ │ │ + blls 1537ec <__read_chk@plt+0xee418> │ │ │ │ @ instruction: 0xf8dd3201 │ │ │ │ @ instruction: 0xf8dde004 │ │ │ │ ldmdavc fp, {r4, lr, pc} │ │ │ │ @ instruction: 0xf003920b │ │ │ │ addsmi r0, r3, #1006632960 @ 0x3c000000 │ │ │ │ mcrge 7, 6, pc, cr6, cr15, {1} @ │ │ │ │ - blmi ff101768 <__read_chk@plt+0xff09c394> │ │ │ │ + blmi ff1016f8 <__read_chk@plt+0xff09c324> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1b08cc4 <__read_chk@plt+0x1aa38f0> │ │ │ │ + blls 1b08c54 <__read_chk@plt+0x1aa3880> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ rsblt r8, fp, r6, ror r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf53f0716 │ │ │ │ @ instruction: 0xf893ae8f │ │ │ │ @ instruction: 0x071520fc │ │ │ │ @@ -75313,21 +75285,21 @@ │ │ │ │ @ instruction: 0xf85be030 │ │ │ │ stmdacs r0, {r0, r1} │ │ │ │ adcshi pc, r1, r0 │ │ │ │ @ instruction: 0xf00210d3 │ │ │ │ stclpl 2, cr0, [r3], #28 │ │ │ │ @ instruction: 0xf0134113 │ │ │ │ @ instruction: 0xf0000301 │ │ │ │ - blls 20ef4c <__read_chk@plt+0x1a9b78> │ │ │ │ + blls 20eedc <__read_chk@plt+0x1a9b08> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1b880cd │ │ │ │ vpmax.f32 d0, d0, d3 │ │ │ │ - blx 88f054 <__read_chk@plt+0x829c80> │ │ │ │ + blx 88efe4 <__read_chk@plt+0x829c10> │ │ │ │ eorslt pc, sl, #2160 @ 0x870 │ │ │ │ - bleq eae10 <__read_chk@plt+0x85a3c> │ │ │ │ + bleq eada0 <__read_chk@plt+0x859cc> │ │ │ │ ldrbtmi r2, [r3], #-770 @ 0xfffffcfe │ │ │ │ movweq lr, #48035 @ 0xbba3 │ │ │ │ stc2 10, cr15, [r3], {15} @ │ │ │ │ eorscs pc, r8, sl, lsr #17 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbcc r9, [r8, #-2563]! @ 0xfffff5fd │ │ │ │ @ instruction: 0xf1b83602 │ │ │ │ @@ -75335,20 +75307,20 @@ │ │ │ │ @ instruction: 0xf852c038 │ │ │ │ andls r3, r3, #4, 30 │ │ │ │ addsle r4, r5, pc, lsl r4 │ │ │ │ @ instruction: 0x1c729b02 │ │ │ │ ldrdlt pc, [r4], -r3 │ │ │ │ teqpeq ip, #1073741825 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ stmdbeq r5, {r0, r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - beq 1a9940 <__read_chk@plt+0x14456c> │ │ │ │ + beq 1a98d0 <__read_chk@plt+0x1444fc> │ │ │ │ andeq pc, r5, fp, asr r8 @ │ │ │ │ rsble r2, r5, r0, lsl #16 │ │ │ │ rscsne r9, r1, r6, lsl #24 │ │ │ │ stceq 0, cr15, [r7], {6} │ │ │ │ - blx 1105eac <__read_chk@plt+0x10a0ad8> │ │ │ │ + blx 1105e3c <__read_chk@plt+0x10a0a68> │ │ │ │ strbeq pc, [r9, ip, lsl #2] @ │ │ │ │ stmdbls r5, {r0, r1, r2, r4, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ rsbsle r2, r4, r0, lsl #18 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ svceq 0x0005f1b8 │ │ │ │ adchi pc, lr, r0 │ │ │ │ rsble r2, r7, r0, lsl #22 │ │ │ │ @@ -75356,16 +75328,16 @@ │ │ │ │ andeq pc, r7, #2 │ │ │ │ tstmi r3, fp, asr #25 │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ @ instruction: 0xf1b8d05e │ │ │ │ @ instruction: 0xf0000f04 │ │ │ │ movwcs r8, #8368 @ 0x20b0 │ │ │ │ stc2 10, cr15, [r7], {15} @ │ │ │ │ - bl 3807d4 <__read_chk@plt+0x31b400> │ │ │ │ - bne ff52f588 <__read_chk@plt+0xff4ca1b4> │ │ │ │ + bl 380764 <__read_chk@plt+0x31b390> │ │ │ │ + bne ff52f518 <__read_chk@plt+0xff4ca144> │ │ │ │ @ instruction: 0xe7b7b212 │ │ │ │ @ instruction: 0x46ccac11 │ │ │ │ strtmi r4, [r2], -r9, asr #12 │ │ │ │ svccc 0x0004f851 │ │ │ │ svceq 0x0004f852 │ │ │ │ svclt 0x00b84283 │ │ │ │ ldrmi r4, [r4, #1539] @ 0x603 │ │ │ │ @@ -75395,119 +75367,119 @@ │ │ │ │ ldrb r3, [r9, r0, lsr #32] │ │ │ │ andeq pc, r3, fp, asr r8 @ │ │ │ │ sbcsne fp, r3, r8, ror #2 │ │ │ │ @ instruction: 0xf0029906 │ │ │ │ stclpl 2, cr0, [fp], {7} │ │ │ │ @ instruction: 0xf0134113 │ │ │ │ @ instruction: 0xf47f0301 │ │ │ │ - blx 49ab74 <__read_chk@plt+0x4357a0> │ │ │ │ + blx 49ab04 <__read_chk@plt+0x435730> │ │ │ │ ldrmi pc, [fp], r7, lsl #25 │ │ │ │ strmi lr, [r3], -sp, lsr #15 │ │ │ │ stc2 10, cr15, [r7], {15} @ │ │ │ │ str r4, [r8, r3, lsl #13]! │ │ │ │ - bleq 16af54 <__read_chk@plt+0x105b80> │ │ │ │ + bleq 16aee4 <__read_chk@plt+0x105b10> │ │ │ │ stc2 10, cr15, [r7], {15} @ │ │ │ │ stmib sp, {r0, r1, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf132320d │ │ │ │ - blls 42d274 <__read_chk@plt+0x3c7ea0> │ │ │ │ + blls 42d204 <__read_chk@plt+0x3c7e30> │ │ │ │ @ instruction: 0xf85b4601 │ │ │ │ - blx 86ee3c <__read_chk@plt+0x809a68> │ │ │ │ + blx 86edcc <__read_chk@plt+0x8099f8> │ │ │ │ smlalbblt pc, r0, r1, fp @ │ │ │ │ @ instruction: 0x9c069a0e │ │ │ │ @ instruction: 0xf00210d3 │ │ │ │ stclpl 2, cr0, [r3], #28 │ │ │ │ bfieq r4, r3, #2, #26 │ │ │ │ - blls 223e7c <__read_chk@plt+0x1beaa8> │ │ │ │ - blx 4806ac <__read_chk@plt+0x41b2d8> │ │ │ │ - blx 8ae06c <__read_chk@plt+0x848c98> │ │ │ │ + blls 223e0c <__read_chk@plt+0x1bea38> │ │ │ │ + blx 48063c <__read_chk@plt+0x41b268> │ │ │ │ + blx 8adffc <__read_chk@plt+0x848c28> │ │ │ │ strbtmi pc, [r2], -r7, lsl #29 @ │ │ │ │ @ instruction: 0xf73f4288 │ │ │ │ @ instruction: 0xe784af3e │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ tstls sp, r9, asr r6 │ │ │ │ @ instruction: 0xf8f2f132 │ │ │ │ addlt r9, r3, #212992 @ 0x34000 │ │ │ │ tstls r0, #62128128 @ 0x3b40000 │ │ │ │ @ instruction: 0xf132920a │ │ │ │ - bls 36d224 <__read_chk@plt+0x307e50> │ │ │ │ - blls 4c068c <__read_chk@plt+0x45b2b8> │ │ │ │ + bls 36d1b4 <__read_chk@plt+0x307de0> │ │ │ │ + blls 4c061c <__read_chk@plt+0x45b248> │ │ │ │ tstls r0, #931135488 @ 0x37800000 │ │ │ │ @ instruction: 0xf132920a │ │ │ │ - bls 36d214 <__read_chk@plt+0x307e40> │ │ │ │ - blls 4c06a4 <__read_chk@plt+0x45b2d0> │ │ │ │ + bls 36d1a4 <__read_chk@plt+0x307dd0> │ │ │ │ + blls 4c0634 <__read_chk@plt+0x45b260> │ │ │ │ @ instruction: 0xf04fe5ec │ │ │ │ - blx 871a94 <__read_chk@plt+0x80c6c0> │ │ │ │ + blx 871a24 <__read_chk@plt+0x80c650> │ │ │ │ eorslt pc, sl, #2160 @ 0x870 │ │ │ │ ldr r2, [ip, -r3, lsl #6] │ │ │ │ sbcsne fp, r3, r3, asr r1 │ │ │ │ @ instruction: 0xf0029906 │ │ │ │ stclpl 2, cr0, [fp], {7} │ │ │ │ @ instruction: 0xf0134113 │ │ │ │ andle r0, r1, r1, lsl #6 │ │ │ │ str r2, [r6, r3, lsl #6]! │ │ │ │ - bleq 1aaff4 <__read_chk@plt+0x145c20> │ │ │ │ + bleq 1aaf84 <__read_chk@plt+0x145bb0> │ │ │ │ stc2 10, cr15, [r7], {15} @ │ │ │ │ @ instruction: 0xf04fe753 │ │ │ │ strb r0, [r6, r2, lsl #22]! │ │ │ │ smlabbcc r1, r5, lr, r1 │ │ │ │ @ instruction: 0x462a2df1 │ │ │ │ svclt 0x00289811 │ │ │ │ movwls r2, #41713 @ 0xa2f1 │ │ │ │ - stmia sl!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r2!, {r1, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x462a2df0 │ │ │ │ rscscs fp, r0, #40, 30 @ 0xa0 │ │ │ │ strbtmi r9, [sl], #-2321 @ 0xfffff6ef │ │ │ │ @ instruction: 0xf8822000 │ │ │ │ andcs r0, r5, #176 @ 0xb0 │ │ │ │ - ldcl 7, cr15, [lr, #724] @ 0x2d4 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr6, cr5, {5} │ │ │ │ @ instruction: 0xf8acf132 │ │ │ │ vstmiane r5, {d9-d13} │ │ │ │ @ instruction: 0xf1a0e5e5 │ │ │ │ tstcc r1, r2, lsl #16 │ │ │ │ ldmdals r1, {r1, r6, r9, sl, lr} │ │ │ │ svclt 0x00282af1 │ │ │ │ @ instruction: 0xf7b622f1 │ │ │ │ - @ instruction: 0x4643e8d0 │ │ │ │ + strbmi lr, [r3], -r8, lsl #18 │ │ │ │ ldmdbls r1, {r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ mvnscs fp, #40, 30 @ 0xa0 │ │ │ │ strbtmi r2, [fp], #-0 │ │ │ │ @ instruction: 0xf8832205 │ │ │ │ @ instruction: 0xf7b500b0 │ │ │ │ - @ instruction: 0xf132edc4 │ │ │ │ + @ instruction: 0xf132edfc │ │ │ │ mulcc r2, r1, r8 │ │ │ │ stmdals r2, {r0, r1, r2, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ - bvc 18cf44 <__read_chk@plt+0x127b70> │ │ │ │ + bvc 18ced4 <__read_chk@plt+0x127b00> │ │ │ │ andeq pc, pc, #4 │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ @ instruction: 0xf63f429a │ │ │ │ andscs sl, sp, #59136 @ 0xe700 │ │ │ │ @ instruction: 0xf7b63009 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r5, r8, fp, sp, lr, pc} │ │ │ │ stclge 4, cr15, [r0], #508 @ 0x1fc │ │ │ │ @ instruction: 0xf7b5e67e │ │ │ │ - svclt 0x0000ed34 │ │ │ │ + svclt 0x0000ed6c │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r6, r6, pc, pc @ │ │ │ │ - mlaseq r6, r4, pc, pc @ │ │ │ │ + eorseq r0, r7, r6 │ │ │ │ + eorseq r0, r7, r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq pc, r6, r0, lsr ip @ │ │ │ │ + eorseq pc, r6, r0, lsr #25 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec06174 <__read_chk@plt+0xfeba0da0> │ │ │ │ + bl fec06104 <__read_chk@plt+0xfeba0d30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr, #-768]! @ 0xfffffd00 │ │ │ │ - blmi c5b1ac <__read_chk@plt+0xbf5dd8> │ │ │ │ + blmi c5b13c <__read_chk@plt+0xbf5d68> │ │ │ │ ldrbtmi sl, [sp], #-3841 @ 0xfffff0ff │ │ │ │ mvnscs r2, sp, lsl r2 │ │ │ │ ldrtmi r4, [r8], -ip, lsr #24 │ │ │ │ stmiapl fp!, {r2, r3, r5, r9, sl, fp, lr}^ │ │ │ │ ldrbtmi r4, [lr], #-1148 @ 0xfffffb84 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ @ instruction: 0xf7b50300 │ │ │ │ - blmi b298d4 <__read_chk@plt+0xac4500> │ │ │ │ + blmi b29944 <__read_chk@plt+0xac4570> │ │ │ │ @ instruction: 0x46304639 │ │ │ │ stmiapl r3!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf7ff68dc │ │ │ │ ldrtmi pc, [lr], r7, lsl #25 @ │ │ │ │ @@ -75526,34 +75498,34 @@ │ │ │ │ movwcs r4, #1570 @ 0x622 │ │ │ │ ldrbtmi r4, [r8], #-1593 @ 0xfffff9c7 │ │ │ │ @ instruction: 0xf0247804 │ │ │ │ strdvc r0, [r4], -r0 @ │ │ │ │ ldc2l 7, cr15, [r2, #1016] @ 0x3f8 │ │ │ │ andcs r4, r0, #18432 @ 0x4800 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ - bmi 4f7b80 <__read_chk@plt+0x4927ac> │ │ │ │ + bmi 4f7b10 <__read_chk@plt+0x49273c> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, fp, r6, lsl #2 │ │ │ │ - blmi 3de7e8 <__read_chk@plt+0x379414> │ │ │ │ + blmi 3de778 <__read_chk@plt+0x3793a4> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ bfi r6, sl, #0, #31 │ │ │ │ - stcl 7, cr15, [r4], {181} @ 0xb5 │ │ │ │ - eorseq pc, r6, r2, lsl #18 │ │ │ │ + ldcl 7, cr15, [ip], #724 @ 0x2d4 │ │ │ │ + eorseq pc, r6, r2, ror r9 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq pc, [r6], -r4 @ │ │ │ │ - eorseq r3, r7, lr, lsl #19 │ │ │ │ - eorseq lr, ip, r8, asr r2 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq r3, r7, sl, lsr #18 │ │ │ │ - ldrshteq lr, [ip], -r8 │ │ │ │ - eorseq pc, r6, r2, ror r8 @ │ │ │ │ - ldrshteq r3, [r7], -r2 │ │ │ │ + eorseq pc, r6, r4, ror #18 │ │ │ │ + ldrshteq r3, [r7], -lr │ │ │ │ + eorseq lr, ip, r8, asr #5 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + mlaseq r7, sl, r9, r3 │ │ │ │ + eorseq lr, ip, r8, ror #4 │ │ │ │ + eorseq pc, r6, r2, ror #17 │ │ │ │ + eorseq r3, r7, r2, ror #18 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ svcls 0x0006461e │ │ │ │ stc2 7, cr15, [sl], #-1020 @ 0xfffffc04 │ │ │ │ @@ -75566,110 +75538,110 @@ │ │ │ │ stmia ip!, {r5, fp, sp, lr} │ │ │ │ stmdbvs r0!, {r0, r1, r2, r3} │ │ │ │ stmibvs r2!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ andeq lr, r7, ip, lsr #17 │ │ │ │ @ instruction: 0xf88c7f23 │ │ │ │ cmplt lr, #0 │ │ │ │ sbcscc pc, ip, #14548992 @ 0xde0000 │ │ │ │ - blmi 91b51c <__read_chk@plt+0x8b6148> │ │ │ │ + blmi 91b4ac <__read_chk@plt+0x8b60d8> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ - bls 287120 <__read_chk@plt+0x221d4c> │ │ │ │ + bls 2870b0 <__read_chk@plt+0x221cdc> │ │ │ │ ldmdale r6, {r1, r2, r9, fp, sp} │ │ │ │ @ instruction: 0xf002e8df │ │ │ │ strne r2, [r7, #-565]! @ 0xfffffdcb │ │ │ │ andeq r0, r4, r2, lsr #8 │ │ │ │ - blcs 215ce8 <__read_chk@plt+0x1b0914> │ │ │ │ + blcs 215c78 <__read_chk@plt+0x1b08a4> │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ stmdavc sl!, {r0, r1, r8, r9, sp} │ │ │ │ andne pc, r7, #-1946157055 @ 0x8c000001 │ │ │ │ @ instruction: 0xf002702a │ │ │ │ addsmi r0, r9, #-1073741821 @ 0xc0000003 │ │ │ │ svclt 0x009cb2d2 │ │ │ │ rscseq pc, r0, #34 @ 0x22 │ │ │ │ ldrtmi r7, [fp], -sl, lsr #32 │ │ │ │ @ instruction: 0x46214632 │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ - blmi 4ee65c <__read_chk@plt+0x489288> │ │ │ │ + blmi 4ee5ec <__read_chk@plt+0x489218> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ sbcscs pc, ip, #12779520 @ 0xc30000 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - blcc 115d24 <__read_chk@plt+0xb0950> │ │ │ │ + blcc 115cb4 <__read_chk@plt+0xb08e0> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf895e7e1 │ │ │ │ @ instruction: 0xf0088000 │ │ │ │ - b 146f554 <__read_chk@plt+0x140a180> │ │ │ │ + b 146f4e4 <__read_chk@plt+0x140a110> │ │ │ │ andcc r1, r1, r8, lsl r0 │ │ │ │ - blx 17eb78a <__read_chk@plt+0x17863b6> │ │ │ │ + blx 1eb71a <__read_chk@plt+0x186346> │ │ │ │ stmdane r7, {r0, r5, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ andhi pc, r0, r5, lsl #17 │ │ │ │ movwcs lr, #2015 @ 0x7df │ │ │ │ svclt 0x0000e7d1 │ │ │ │ - eorseq lr, ip, r2, lsl #3 │ │ │ │ - eorseq r3, r7, sl, ror #16 │ │ │ │ - eorseq lr, ip, r6, lsl #2 │ │ │ │ + ldrshteq lr, [ip], -r2 │ │ │ │ + ldrsbteq r3, [r7], -sl │ │ │ │ + eorseq lr, ip, r6, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec06344 <__read_chk@plt+0xfeba0f70> │ │ │ │ + bl fec062d4 <__read_chk@plt+0xfeba0f00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi 59b358 <__read_chk@plt+0x535f84> │ │ │ │ + bmi 59b2e8 <__read_chk@plt+0x535f14> │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ sbcseq pc, ip, #13697024 @ 0xd10000 │ │ │ │ ldrtcc lr, [r5], #2513 @ 0x9d1 │ │ │ │ @ instruction: 0x4621b130 │ │ │ │ andlt r4, r2, r8, lsl r6 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt ced168 <__read_chk@plt+0xc87d94> │ │ │ │ + bllt ced0f8 <__read_chk@plt+0xc87d24> │ │ │ │ ldrsbtgt pc, [r0], -pc @ │ │ │ │ teqpvc r8, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldceq 8, cr15, [r0], {81} @ 0x51 │ │ │ │ andcs pc, ip, r2, asr r8 @ │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ ldmdavs r2, {r7, r9, sp}^ │ │ │ │ strcs r9, [r3], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf7ff9401 │ │ │ │ andlt pc, r2, r5, ror #30 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - ldrhteq lr, [ip], -r0 │ │ │ │ - eorseq pc, r6, r2, lsr r7 @ │ │ │ │ + eorseq lr, ip, r0, lsr #2 │ │ │ │ + eorseq pc, r6, r2, lsr #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec063ac <__read_chk@plt+0xfeba0fd8> │ │ │ │ + bl fec0633c <__read_chk@plt+0xfeba0f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r9], {240} @ 0xf0 │ │ │ │ @ instruction: 0xf504447c │ │ │ │ stmdavs r3!, {r2, r4, r5, r8, sl, ip, sp, lr} │ │ │ │ tstlt fp, r0, lsr #12 │ │ │ │ - ldc2 1, cr15, [sl, #-232]! @ 0xffffff18 │ │ │ │ + stc2l 1, cr15, [r2], #232 @ 0xe8 │ │ │ │ stcne 8, cr6, [r0, #-396]! @ 0xfffffe74 │ │ │ │ @ instruction: 0xf13ab10b │ │ │ │ - ldrtcc pc, [ip], #-3381 @ 0xfffff2cb @ │ │ │ │ + ldrtcc pc, [ip], #-3293 @ 0xfffff323 @ │ │ │ │ mvnsle r4, ip, lsr #5 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - eorseq lr, ip, ip, asr #32 │ │ │ │ + ldrhteq lr, [ip], -ip │ │ │ │ @ instruction: 0xf1004ad9 │ │ │ │ @ instruction: 0xf5a34340 │ │ │ │ ldrbtmi r7, [sl], #-915 @ 0xfffffc6d │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ push {r0, r2, r4, r7, pc} │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ - bl fec063f8 <__read_chk@plt+0xfeba1024> │ │ │ │ + bl fec06388 <__read_chk@plt+0xfeba0fb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ subsle r2, lr, r0, lsl #18 │ │ │ │ @ instruction: 0x46064bd0 │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3115f893 │ │ │ │ - ldrtle r0, [pc], #-1819 @ af218 <__read_chk@plt+0x49e44> │ │ │ │ + ldrtle r0, [pc], #-1819 @ af1a8 <__read_chk@plt+0x49dd4> │ │ │ │ teqpmi lr, #0, 2 @ p-variant is OBSOLETE │ │ │ │ ldmdble r0, {r0, r1, r3, r8, r9, fp, sp}^ │ │ │ │ ldmdble r3!, {r0, r1, r2, r3, r4, r5, r6, fp, sp}^ │ │ │ │ @ instruction: 0xf1374630 │ │ │ │ - @ instruction: 0xf44ffb01 │ │ │ │ + vst1.32 {d31-d32}, [pc :128], r9 │ │ │ │ vsubw.s8 , q10, d11 │ │ │ │ addsmi r0, r8, #0, 6 │ │ │ │ stmdacs r0, {r0, r2, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf894d046 │ │ │ │ @ instruction: 0xf04fe000 │ │ │ │ strdcs r3, [ip, -pc] │ │ │ │ movweq pc, #61454 @ 0xf00e @ │ │ │ │ @@ -75678,69 +75650,69 @@ │ │ │ │ @ instruction: 0x273c469c │ │ │ │ @ instruction: 0xf1bce002 │ │ │ │ cmple pc, #256 @ 0x100 │ │ │ │ rsceq lr, ip, #4, 22 @ 0x1000 │ │ │ │ tstpeq r7, ip @ p-variant is OBSOLETE │ │ │ │ tstmi sl, r2, asr sl │ │ │ │ ldrble r0, [r4, #2002]! @ 0x7d2 │ │ │ │ - blx 2893fa <__read_chk@plt+0x224026> │ │ │ │ + blx 28938a <__read_chk@plt+0x223fb6> │ │ │ │ @ instruction: 0xf9b8280c │ │ │ │ cdpne 0, 4, cr1, cr10, cr10, {0} │ │ │ │ smlattcc r3, sp, r4, sp │ │ │ │ orreq lr, r1, r8, lsl #22 │ │ │ │ mrrcne 0, 0, lr, r6, cr1 │ │ │ │ @ instruction: 0xf851d0e7 │ │ │ │ - bcc 10a69c <__read_chk@plt+0xa52c8> │ │ │ │ + bcc 10a62c <__read_chk@plt+0xa5258> │ │ │ │ mvnsle r4, r6, lsl #5 │ │ │ │ @ instruction: 0x0008f9b8 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldmdale pc, {r0, r1, r2, r3, r4, r5, r6, fp, sp} @ │ │ │ │ - stcl 7, cr15, [ip], #724 @ 0x2d4 │ │ │ │ + stc 7, cr15, [r4, #-724]! @ 0xfffffd2c │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ - ldrbeq r3, [pc, #-22] @ af292 <__read_chk@plt+0x49ebe> │ │ │ │ + ldrbeq r3, [pc, #-22] @ af222 <__read_chk@plt+0x49e4e> │ │ │ │ ldrbeq sp, [r9, #1035] @ 0x40b │ │ │ │ @ instruction: 0xf7b5d5ba │ │ │ │ - stmdavs r3, {r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ eorvs pc, r6, r3, asr r8 @ │ │ │ │ @ instruction: 0x06fce7b4 │ │ │ │ ldmdacs r0, {r0, r8, sl, ip, lr, pc} │ │ │ │ sbccs sp, r8, r5, lsl #18 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf506682e │ │ │ │ @ instruction: 0xf8d65640 │ │ │ │ - blcs bc034 <__read_chk@plt+0x56c60> │ │ │ │ + blcs bbfc4 <__read_chk@plt+0x56bf0> │ │ │ │ addshi pc, sl, r0, lsl #6 │ │ │ │ ldrb r2, [r3, r0]! │ │ │ │ eorsmi pc, lr, #0, 2 │ │ │ │ ldmle pc, {r0, r1, r3, r9, fp, sp} @ │ │ │ │ tstcs ip, fp, lsl #16 │ │ │ │ - blx 57175a <__read_chk@plt+0x50c386> │ │ │ │ + blx 5716ea <__read_chk@plt+0x50c316> │ │ │ │ @ instruction: 0xf0032301 │ │ │ │ - bl 1af710 <__read_chk@plt+0x14a33c> │ │ │ │ - bvc 152fe84 <__read_chk@plt+0x14caab0> │ │ │ │ + bl 1af6a0 <__read_chk@plt+0x14a2cc> │ │ │ │ + bvc 152fe14 <__read_chk@plt+0x14caa40> │ │ │ │ ldrbeq r4, [r0, sl, lsl #2] │ │ │ │ stmdavs r2!, {r1, r4, r7, r8, sl, ip, lr, pc}^ │ │ │ │ - blx f77f6 <__read_chk@plt+0x92422> │ │ │ │ + blx f7786 <__read_chk@plt+0x923b2> │ │ │ │ @ instruction: 0xf9b32303 │ │ │ │ ldrb r0, [fp, r8] │ │ │ │ - ldc 7, cr15, [r4], #724 @ 0x2d4 │ │ │ │ + stcl 7, cr15, [ip], #724 @ 0x2d4 │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ bfi r3, r6, #0, #9 │ │ │ │ ldrbmi r2, [r0, -r9, asr #1]! │ │ │ │ @ instruction: 0xf506682e │ │ │ │ @ instruction: 0xf8965640 │ │ │ │ ldreq r7, [r9, r6, lsr #2]! │ │ │ │ rschi pc, r5, r0, asr #2 │ │ │ │ eoreq pc, r0, #32 │ │ │ │ @ instruction: 0xf0402a59 │ │ │ │ mrrcne 0, 14, r8, sl, cr0 │ │ │ │ @ instruction: 0xf04fd0bf │ │ │ │ - bl 1b2430 <__read_chk@plt+0x14d05c> │ │ │ │ + bl 1b23c0 <__read_chk@plt+0x14cfec> │ │ │ │ @ instruction: 0xf00302e3 │ │ │ │ - bvc 152f764 <__read_chk@plt+0x14ca390> │ │ │ │ + bvc 152f6f4 <__read_chk@plt+0x14ca320> │ │ │ │ ldrbeq r4, [r1, sl, lsl #2] │ │ │ │ stmdavs r2!, {r1, r3, r8, sl, ip, lr, pc}^ │ │ │ │ andcs pc, r3, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0x2008f9b2 │ │ │ │ biccs pc, r7, r2, lsr #5 │ │ │ │ stmdbcs r1, {r0, r3, r7, r9, ip, sp, pc} │ │ │ │ addshi pc, r3, r0, asr #4 │ │ │ │ @@ -75783,38 +75755,38 @@ │ │ │ │ @ instruction: 0xffffff3b │ │ │ │ @ instruction: 0xffffff3b │ │ │ │ @ instruction: 0xffffff3b │ │ │ │ @ instruction: 0xffffff3b │ │ │ │ @ instruction: 0xffffff3b │ │ │ │ @ instruction: 0xffffff47 │ │ │ │ @ instruction: 0xf7b52000 │ │ │ │ - @ instruction: 0x4604e950 │ │ │ │ + strmi lr, [r4], -r8, lsl #19 │ │ │ │ @ instruction: 0xf087460e │ │ │ │ stmdavs sl!, {r0, sl, fp, ip, sp, lr, pc} │ │ │ │ vst1.8 {d17-d18}, [pc :128], r4 │ │ │ │ - bl 1a481a8 <__read_chk@plt+0x19e2dd4> │ │ │ │ + bl 1a48138 <__read_chk@plt+0x19e2d64> │ │ │ │ @ instruction: 0xf5020601 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ - blx b0192 <__read_chk@plt+0x4adbe> │ │ │ │ + blx b0122 <__read_chk@plt+0x4ad4e> │ │ │ │ adcmi pc, r3, #201326592 @ 0xc000000 │ │ │ │ rscvc lr, r3, #323584 @ 0x4f000 │ │ │ │ @ instruction: 0xf6bf41b2 │ │ │ │ @ instruction: 0xf053af4d │ │ │ │ strb pc, [r9, -pc, lsr #25] @ │ │ │ │ sbcscs pc, lr, r0, asr #4 │ │ │ │ vaba.s8 d30, d0, d28 │ │ │ │ vsubw.s8 , q2, d3 │ │ │ │ - bne ff170054 <__read_chk@plt+0xff10ac80> │ │ │ │ + bne ff16ffe4 <__read_chk@plt+0xff10ac10> │ │ │ │ msrcs CPSR_xc, r6 @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ - b 5719cc <__read_chk@plt+0x50c5f8> │ │ │ │ + b 57195c <__read_chk@plt+0x50c588> │ │ │ │ mulsle r4, r2, r3 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ cdpeq 0, 0, cr15, cr15, cr14, {0} │ │ │ │ - blx 8380a2 <__read_chk@plt+0x7d2cce> │ │ │ │ + blx 838032 <__read_chk@plt+0x7d2c5e> │ │ │ │ addsmi r2, r3, #201326592 @ 0xc000000 │ │ │ │ rsbcs sp, r7, r8, asr #2 │ │ │ │ rsbcs lr, r6, r4, lsr #14 │ │ │ │ rsbcs lr, r5, r2, lsr #14 │ │ │ │ rsbcs lr, r4, r0, lsr #14 │ │ │ │ rsbcs lr, lr, lr, lsl r7 │ │ │ │ @ instruction: 0x4610e71c │ │ │ │ @@ -75842,158 +75814,158 @@ │ │ │ │ @ instruction: 0xfffffe1b │ │ │ │ @ instruction: 0xffffffdb │ │ │ │ eorsvc pc, r7, pc, asr #8 │ │ │ │ rsbcs lr, r9, sl, ror #13 │ │ │ │ rsbcs lr, r8, r8, ror #13 │ │ │ │ ldrbteq lr, [sl], r6, ror #13 │ │ │ │ @ instruction: 0xf020d5c9 │ │ │ │ - bcs bafd40 <__read_chk@plt+0xb4a96c> │ │ │ │ + bcs bafcd0 <__read_chk@plt+0xb4a8fc> │ │ │ │ mrrcne 1, 10, sp, pc, cr3 @ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr13, cr15, {1} │ │ │ │ cdpeq 0, 3, cr15, cr12, cr15, {2} │ │ │ │ ldclcs 2, cr15, [sl], {64} @ 0x40 │ │ │ │ vseleq.f64 d15, d3, d14 │ │ │ │ @ instruction: 0xf1aee004 │ │ │ │ mrrcne 14, 3, r0, sl, cr12 │ │ │ │ svcge 0x0027f43f │ │ │ │ rsceq lr, r3, #4, 22 @ 0x1000 │ │ │ │ tstpeq r7, r3 @ p-variant is OBSOLETE │ │ │ │ - bvc 153e130 <__read_chk@plt+0x14d8d5c> │ │ │ │ + bvc 153e0c0 <__read_chk@plt+0x14d8cec> │ │ │ │ ldrbeq r4, [r1, sl, lsl #2] │ │ │ │ stmdavs r2!, {r0, r4, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf9b24472 │ │ │ │ strbmi r2, [r2, #-8]! │ │ │ │ strbtmi sp, [r0], -fp, ror #3 │ │ │ │ svclt 0x0000e6c0 │ │ │ │ - mlaseq r6, lr, r6, pc @ │ │ │ │ + eorseq pc, r6, lr, lsl #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec06754 <__read_chk@plt+0xfeba1380> │ │ │ │ + bl fec066e4 <__read_chk@plt+0xfeba1310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [lr], -r8, ror #31 │ │ │ │ ldrmi r4, [r4], -r5, lsl #12 │ │ │ │ ldmdbcs pc!, {r0, r1, r2, r3, r4, r9, sl, lr}^ @ │ │ │ │ @ instruction: 0xf7b5d806 │ │ │ │ - stmdavs r3, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ andscc pc, r6, r3, lsr r8 @ │ │ │ │ strtle r0, [sl], #-1499 @ 0xfffffa25 │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, fp, ip, sp, lr}^ │ │ │ │ movweq pc, #61459 @ 0xf013 @ │ │ │ │ vst4.8 {d29-d32}, [pc :64], r8 │ │ │ │ strcs r7, [r0, #-308] @ 0xfffffecc │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ teqpeq r3, pc, rrx @ p-variant is OBSOLETE │ │ │ │ ldmne r8, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ @ instruction: 0xcc34f930 │ │ │ │ svclt 0x00044564 │ │ │ │ - strpl lr, [pc, #-2368] @ aec5c <__read_chk@plt+0x49888> │ │ │ │ + strpl lr, [pc, #-2368] @ aebec <__read_chk@plt+0x49818> │ │ │ │ @ instruction: 0x0c03eb00 │ │ │ │ eorseq pc, ip, r0, lsr #3 │ │ │ │ @ instruction: 0xf84cbf04 │ │ │ │ sbcvs r5, r5, r1 │ │ │ │ @ instruction: 0xd1ef4290 │ │ │ │ teqcs ip, #114688 @ 0x1c000 │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ sbcspl r9, r7, r6, lsl #18 │ │ │ │ andcs r4, r1, #318767104 @ 0x13000000 │ │ │ │ tsthi ip, r9, asr r0 │ │ │ │ sbcsvs r8, lr, sl, asr r1 │ │ │ │ @ instruction: 0xf7b5bdf8 │ │ │ │ - stmdavs r3, {r1, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ eorvs pc, r6, r3, asr r8 @ │ │ │ │ svclt 0x0000e7ce │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec067e0 <__read_chk@plt+0xfeba140c> │ │ │ │ + bl fec06770 <__read_chk@plt+0xfeba139c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavc r3, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - ldrbtcc pc, [pc], #79 @ af5ec <__read_chk@plt+0x4a218> @ │ │ │ │ + ldrbtcc pc, [pc], #79 @ af57c <__read_chk@plt+0x4a1a8> @ │ │ │ │ stceq 0, cr15, [ip], {79} @ 0x4f │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ @ instruction: 0x4c0cfb13 │ │ │ │ eorsle r4, r5, r4, lsr #11 │ │ │ │ @ instruction: 0xf64f460e │ │ │ │ @ instruction: 0xf6cf5130 │ │ │ │ stmdavs r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf003fb01 │ │ │ │ @ instruction: 0xf1c0233c │ │ │ │ - blx 16fa36 <__read_chk@plt+0x10a662> │ │ │ │ + blx 16f9c6 <__read_chk@plt+0x10a5f2> │ │ │ │ and r4, r3, ip, lsl #8 │ │ │ │ @ instruction: 0xf1bc3c3c │ │ │ │ strdle r3, [r3], -pc @ │ │ │ │ @ instruction: 0xf10c1823 │ │ │ │ mrcpl 12, 2, r3, cr11, cr15, {7} │ │ │ │ @ instruction: 0xd1f54293 │ │ │ │ @ instruction: 0x700af9b4 │ │ │ │ strtle r1, [r2], #-3709 @ 0xfffff183 │ │ │ │ - bl 1b6a24 <__read_chk@plt+0x151650> │ │ │ │ + bl 1b69b4 <__read_chk@plt+0x1515e0> │ │ │ │ and r0, r1, r3, lsl #7 │ │ │ │ tstle r4, #1, 26 @ 0x40 │ │ │ │ stccs 8, cr15, [r4, #-332] @ 0xfffffeb4 │ │ │ │ ldrhle r4, [r9, #34]! @ 0x22 │ │ │ │ stmdale sp, {r0, r1, r2, r3, r4, r5, r6, r9, sl, fp, sp} │ │ │ │ - bl 5ed524 <__read_chk@plt+0x588150> │ │ │ │ + bl 13ed4b4 <__read_chk@plt+0x13880e0> │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldrbeq r3, [sl, #22] │ │ │ │ @ instruction: 0xf7b5d504 │ │ │ │ - stmdavs r3, {r1, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r3, r9, sl, fp, sp, lr, pc} │ │ │ │ eorvs pc, r6, r3, asr r8 @ │ │ │ │ andle r3, r2, r1, lsl #10 │ │ │ │ mrccs 13, 3, fp, cr15, cr8, {7} │ │ │ │ - bl 1e5e28 <__read_chk@plt+0x180a54> │ │ │ │ + bl 1e5db8 <__read_chk@plt+0x1809e4> │ │ │ │ strcc r0, [r1, -r7, lsl #7] │ │ │ │ sbcsvs r8, lr, r7, ror #2 │ │ │ │ mrccs 13, 3, fp, cr15, cr8, {7} │ │ │ │ @ instruction: 0xf7b5d8f7 │ │ │ │ - stmdavs r3, {r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ andscc pc, r6, r3, lsr r8 @ │ │ │ │ ldrble r0, [r0, #1499]! @ 0x5db │ │ │ │ - ldc 7, cr15, [r8, #724]! @ 0x2d4 │ │ │ │ + ldcl 7, cr15, [r0, #724]! @ 0x2d4 │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ strb r6, [sl, r6, lsr #32]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec068a0 <__read_chk@plt+0xfeba14cc> │ │ │ │ + bl fec06830 <__read_chk@plt+0xfeba145c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ ldmdbcs pc!, {r0, r2, r9, sl, lr}^ @ │ │ │ │ @ instruction: 0xf7b5d806 │ │ │ │ - stmdavs r3, {r2, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ andscc pc, r4, r3, lsr r8 @ │ │ │ │ ldrtle r0, [ip], #-1499 @ 0xfffffa25 │ │ │ │ @ instruction: 0xf04f782b │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ @ instruction: 0xf0030e0c │ │ │ │ - blx 57030a <__read_chk@plt+0x50af36> │ │ │ │ + blx 57029a <__read_chk@plt+0x50aec6> │ │ │ │ ldrmi r2, [r6, #3598] @ 0xe0e │ │ │ │ stmdavs r9!, {r0, r1, r2, r3, r5, ip, lr, pc}^ │ │ │ │ eorsvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ tstpne r3, r2, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x2c32f931 │ │ │ │ @ instruction: 0xf102393c │ │ │ │ @ instruction: 0x46633cff │ │ │ │ svceq 0x0000f1bc │ │ │ │ andcc sp, r3, #30720 @ 0x7800 │ │ │ │ addeq lr, r2, #1024 @ 0x400 │ │ │ │ - blcc 1276fc <__read_chk@plt+0xc2328> │ │ │ │ + blcc 12768c <__read_chk@plt+0xc22b8> │ │ │ │ @ instruction: 0xf852d318 │ │ │ │ addmi r0, r4, #4, 26 @ 0x100 │ │ │ │ - blx 8a3ee8 <__read_chk@plt+0x83eb14> │ │ │ │ + blx 8a3e78 <__read_chk@plt+0x83eaa4> │ │ │ │ @ instruction: 0xf9b1fc8c │ │ │ │ ldrmi r4, [ip, #8] │ │ │ │ andgt pc, sl, r1, lsr #17 │ │ │ │ ldclne 13, cr13, [r8], {10} │ │ │ │ @ instruction: 0x0c03ebac │ │ │ │ - b 146f91c <__read_chk@plt+0x140a548> │ │ │ │ + b 146f8ac <__read_chk@plt+0x140a4d8> │ │ │ │ stcne 2, cr0, [r3, #-560] @ 0xfffffdd0 │ │ │ │ ldrmi r4, [r9], #-1032 @ 0xfffffbf8 │ │ │ │ - svc 0x0086f7b4 │ │ │ │ + svc 0x00bef7b4 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ mcreq 1, 0, pc, cr1, cr14, {5} @ │ │ │ │ ldrdcs sp, [r8], #36 @ 0x24 │ │ │ │ @ instruction: 0xf7b5bd38 │ │ │ │ - stmdavs r3, {r2, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r3, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ eormi pc, r4, r3, asr r8 @ │ │ │ │ svclt 0x0000e7bc │ │ │ │ mulgt r0, r0, r8 │ │ │ │ stceq 0, cr15, [pc], {28} │ │ │ │ vst4.8 {d29-d32}, [pc :64]! │ │ │ │ ldrlt r7, [r0, #-820] @ 0xfffffccc │ │ │ │ @ instruction: 0xf06f6844 │ │ │ │ @@ -76007,37 +75979,37 @@ │ │ │ │ andeq lr, ip, #3072 @ 0xc00 │ │ │ │ teqpeq ip, #-1073741784 @ p-variant is OBSOLETE @ 0xc0000028 │ │ │ │ @ instruction: 0xf842bf04 │ │ │ │ sbcsvs r0, r8, lr │ │ │ │ mvnle r4, r3, lsr #5 │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ @ instruction: 0xf0037803 │ │ │ │ - bl 1703d0 <__read_chk@plt+0x10affc> │ │ │ │ - b 14728a4 <__read_chk@plt+0x140d4d0> │ │ │ │ + bl 170360 <__read_chk@plt+0x10af8c> │ │ │ │ + b 1472834 <__read_chk@plt+0x140d460> │ │ │ │ cmplt fp, ip, lsl #25 │ │ │ │ andcs r6, r0, r3, asr #16 │ │ │ │ andcc lr, r1, r2 │ │ │ │ - ble 200d28 <__read_chk@plt+0x19b954> │ │ │ │ + ble 200cb8 <__read_chk@plt+0x19b8e4> │ │ │ │ @ instruction: 0x2008f9b3 │ │ │ │ addmi r3, sl, #60, 6 @ 0xf0000000 │ │ │ │ @ instruction: 0x4770d1f7 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec069c4 <__read_chk@plt+0xfeba15f0> │ │ │ │ + bl fec06954 <__read_chk@plt+0xfeba1580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldclmi 15, cr0, [r9, #-896] @ 0xfffffc80 │ │ │ │ ldmdbmi r9, {r2, r3, r9, sl, lr}^ │ │ │ │ ldrbtmi fp, [sp], #-132 @ 0xffffff7c │ │ │ │ svcvc 0x0038f5b4 │ │ │ │ stmdavs r9, {r0, r3, r5, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ - ble 8efbe4 <__read_chk@plt+0x88a810> │ │ │ │ + ble 8efb74 <__read_chk@plt+0x88a7a0> │ │ │ │ @ instruction: 0xf5b44605 │ │ │ │ - blle 1c4f4ac <__read_chk@plt+0x1bea0d8> │ │ │ │ + blle 1c4f43c <__read_chk@plt+0x1bea068> │ │ │ │ teqpvc r0, r4, lsr #11 @ p-variant is OBSOLETE │ │ │ │ ldmdale r9, {r0, r1, r2, r3, r4, r8, fp, sp} │ │ │ │ @ instruction: 0xf001e8df │ │ │ │ ldmdane r8, {r1, r2, r5, fp, ip} │ │ │ │ ldmdane r8, {r3, r4, fp, ip} │ │ │ │ stmdane r6!, {r3, r4, fp, ip} │ │ │ │ andspl r1, r8, #24, 16 @ 0x180000 │ │ │ │ @@ -76046,48 +76018,48 @@ │ │ │ │ stmne r4, {r3, r4, fp, ip} │ │ │ │ @ instruction: 0x26181818 │ │ │ │ movwcs pc, #12864 @ 0x3240 @ │ │ │ │ mulsle r1, ip, r2 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ mulle sp, ip, r2 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blmi 1102138 <__read_chk@plt+0x109cd64> │ │ │ │ + blmi 11020c8 <__read_chk@plt+0x109ccf4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1898a0 <__read_chk@plt+0x1244cc> │ │ │ │ + blls 189830 <__read_chk@plt+0x12445c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r4, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ andls r6, r1, #1245184 @ 0x130000 │ │ │ │ @ instruction: 0xb3296bd9 │ │ │ │ tstlt fp, #6912 @ 0x1b00 │ │ │ │ @ instruction: 0xf13a2010 │ │ │ │ - bls 12e5fc <__read_chk@plt+0xc9228> │ │ │ │ + bls 12e42c <__read_chk@plt+0xc9058> │ │ │ │ andls r4, r2, r1, lsl #12 │ │ │ │ ldmib r3, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ ldmib r3, {r0, r1, r2, r3, sp, lr}^ │ │ │ │ sbcvs r2, fp, r1, lsl r3 │ │ │ │ andvs lr, r0, r1, asr #19 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ addsmi r6, ip, #138 @ 0x8a │ │ │ │ vhadd.s8 , q0, │ │ │ │ addsmi r2, ip, #671088643 @ 0x28000003 │ │ │ │ @ instruction: 0xf5b4d042 │ │ │ │ suble r7, sp, r0, lsr pc │ │ │ │ movwcs pc, #12864 @ 0x3240 @ │ │ │ │ umaalle r4, r4, ip, r2 │ │ │ │ @ instruction: 0xf7cd4628 │ │ │ │ - stmdage r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9d0f13a │ │ │ │ + stmdage r2, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf978f13a │ │ │ │ strb r2, [r7, r0] │ │ │ │ strtle r0, [r2], #-1369 @ 0xfffffaa7 │ │ │ │ andcs r4, r7, r6, lsr #18 │ │ │ │ stmdavs r9, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r0, r5, r7, r8, ip, sp, pc} │ │ │ │ ldclvs 6, cr4, [r3], {24} │ │ │ │ - strvs lr, [pc], #-2514 @ af8b4 <__read_chk@plt+0x4a4e0> │ │ │ │ + strvs lr, [pc], #-2514 @ af844 <__read_chk@plt+0x4a470> │ │ │ │ andsne lr, r1, #3440640 @ 0x348000 │ │ │ │ stmib r3, {r1, r3, r4, r6, r8, sp, lr}^ │ │ │ │ tstvs r9, r2, lsl #8 │ │ │ │ @ instruction: 0xf95ef7db │ │ │ │ stcle 8, cr2, [r5], {-0} │ │ │ │ @ instruction: 0xf5b4e7b0 │ │ │ │ svclt 0x00087ffe │ │ │ │ @@ -76095,44 +76067,44 @@ │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ ldmdbmi r6, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b54479 │ │ │ │ - andcs lr, r3, #14548992 @ 0xde0000 │ │ │ │ + andcs lr, r3, #360448 @ 0x58000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0532005 │ │ │ │ @ instruction: 0xe7cbffbf │ │ │ │ strb r2, [r7, r5]! │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8c2f05a │ │ │ │ strtmi lr, [r8], -r1, asr #15 │ │ │ │ - blx 46d84a <__read_chk@plt+0x408476> │ │ │ │ + blx 126d7da <__read_chk@plt+0x1208406> │ │ │ │ andcs lr, r1, #49545216 @ 0x2f40000 │ │ │ │ @ instruction: 0xf7cc4628 │ │ │ │ - @ instruction: 0xe7b8fd7d │ │ │ │ + @ instruction: 0xe7b8fdb5 │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ - ldc2l 7, cr15, [r8, #-816]! @ 0xfffffcd0 │ │ │ │ + ldc2 7, cr15, [r0, #816]! @ 0x330 │ │ │ │ @ instruction: 0xf7b5e7b3 │ │ │ │ - svclt 0x0000e848 │ │ │ │ - ldrhteq pc, [r6], -r2 @ │ │ │ │ + svclt 0x0000e880 │ │ │ │ + eorseq pc, r6, r2, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r6, r4, asr r0 @ │ │ │ │ - eorseq sp, ip, ip, asr ip │ │ │ │ - @ instruction: 0x001aa1f0 │ │ │ │ + eorseq pc, r6, r4, asr #1 │ │ │ │ + eorseq sp, ip, ip, asr #25 │ │ │ │ + andseq sl, sl, r4, lsl #2 │ │ │ │ vrshl.s8 d27, d0, d0 │ │ │ │ ldrbmi r2, [r1, #-3802]! @ 0xfffff126 │ │ │ │ @ instruction: 0xf85dd003 │ │ │ │ @ instruction: 0xf7e3eb04 │ │ │ │ @ instruction: 0xf85dbcf1 │ │ │ │ ldrmi lr, [r8], -r4, lsl #22 │ │ │ │ ldmlt lr!, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec06b68 <__read_chk@plt+0xfeba1794> │ │ │ │ + bl fec06af8 <__read_chk@plt+0xfeba1724> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 3, cr0, cr1, cr8, {7} │ │ │ │ vmin.s8 d20, d0, d5 │ │ │ │ addsmi r2, r1, #-268435444 @ 0xf000000c │ │ │ │ andle r4, fp, lr, ror r4 │ │ │ │ sbcscs pc, sl, #64, 4 │ │ │ │ svclt 0x00184291 │ │ │ │ @@ -76159,211 +76131,211 @@ │ │ │ │ stmdavs fp!, {r1, r3, r4, r6, ip, sp, lr} │ │ │ │ ldrdcs lr, [r4], -r3 │ │ │ │ ldrbtmi r4, [fp], #-2838 @ 0xfffff4ea │ │ │ │ addsmi r6, sl, #5963776 @ 0x5b0000 │ │ │ │ @ instruction: 0xf099d020 │ │ │ │ @ instruction: 0x4607ff79 │ │ │ │ ldmdbvs sp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ - bmi 55bfa8 <__read_chk@plt+0x4f6bd4> │ │ │ │ + bmi 55bf38 <__read_chk@plt+0x4f6b64> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ stmibvs sl!, {r1, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ tstlt r2, ip, lsl r5 │ │ │ │ @ instruction: 0xf13a4628 │ │ │ │ - ldmdavs r8!, {r0, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ - mrrc2 1, 5, pc, ip, cr3 @ │ │ │ │ + ldmdavs r8!, {r0, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [r4], {83} @ 0x53 │ │ │ │ @ instruction: 0xf5046028 │ │ │ │ andcs r5, r1, r0, asr #8 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ stmdbvs sl!, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xe7ea3514 │ │ │ │ @ instruction: 0xff4af099 │ │ │ │ ldrb r4, [sp, r7, lsl #12] │ │ │ │ strb r2, [sp, r0, lsl #6] │ │ │ │ - eorseq lr, r6, ip, lsl #30 │ │ │ │ - eorseq sp, ip, r2, lsr #22 │ │ │ │ + eorseq lr, r6, ip, ror pc │ │ │ │ + mlaseq ip, r2, fp, sp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 8, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0x4692b0d7 │ │ │ │ - blcs 10eddd4 <__read_chk@plt+0x1088a00> │ │ │ │ + blcs 10edd64 <__read_chk@plt+0x1088990> │ │ │ │ @ instruction: 0xf8df461f │ │ │ │ @ instruction: 0xf0273b40 │ │ │ │ ldrbtmi r0, [sl], #-1540 @ 0xfffff9fc │ │ │ │ tstls r6, r7, lsl r0 │ │ │ │ @ instruction: 0xf8df2004 │ │ │ │ ldmpl r3, {r2, r4, r5, r8, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ ldmdavs fp, {r7, r8, ip, pc} │ │ │ │ @ instruction: 0xf04f9355 │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ tstcc ip, #3358720 @ 0x334000 │ │ │ │ - blcc 7ede04 <__read_chk@plt+0x788a30> │ │ │ │ + blcc 7edd94 <__read_chk@plt+0x7889c0> │ │ │ │ tstls r6, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf133461c │ │ │ │ - mrcne 10, 1, APSR_nzcv, cr1, cr15, {3} │ │ │ │ + vaddne.f32 s30, s2, s15 │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ tstls r1, r1, lsl #30 │ │ │ │ strbhi pc, [ip, #-0]! @ │ │ │ │ @ instruction: 0xf0002f04 │ │ │ │ svccs 0x00008560 │ │ │ │ addhi pc, r7, r0 │ │ │ │ - bcc ffeede2c <__read_chk@plt+0xffe88a58> │ │ │ │ + bcc ffeeddbc <__read_chk@plt+0xffe889e8> │ │ │ │ andlt pc, r3, r4, asr r8 @ │ │ │ │ - bcc ffdede34 <__read_chk@plt+0xffd88a60> │ │ │ │ + bcc ffdeddc4 <__read_chk@plt+0xffd889f0> │ │ │ │ movwls r5, #22755 @ 0x58e3 │ │ │ │ svceq 0x0000f1ba │ │ │ │ movwcs sp, #2 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ tstcs r0, r6, lsl #20 │ │ │ │ - bcc ff8ede4c <__read_chk@plt+0xff888a78> │ │ │ │ + bcc ff8edddc <__read_chk@plt+0xff888a08> │ │ │ │ ldrbtmi r6, [fp], #-2069 @ 0xfffff7eb │ │ │ │ stccs 0, cr6, [r0, #-100] @ 0xffffff9c │ │ │ │ ldrbhi pc, [r7, #0]! @ │ │ │ │ @ instruction: 0xf286fab6 │ │ │ │ ldmdbvc sl, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ssatmi r4, #12, r9, asr #13 │ │ │ │ andsls r0, r5, #1343488 @ 0x148000 │ │ │ │ - bcs ff1ede6c <__read_chk@plt+0xff188a98> │ │ │ │ + bcs ff1eddfc <__read_chk@plt+0xff188a28> │ │ │ │ ldrbtmi r9, [sl], #-271 @ 0xfffffef1 │ │ │ │ @ instruction: 0xf8df920a │ │ │ │ tstls r3, r0, asr #21 │ │ │ │ tstls sp, sl, ror r4 │ │ │ │ stmib sp, {r0, r1, r3, r9, ip, pc}^ │ │ │ │ ldmib fp, {r3, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7b40100 │ │ │ │ - @ instruction: 0x4606e994 │ │ │ │ + strmi lr, [r6], -ip, asr #19 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df819f │ │ │ │ strbmi r3, [sl], r4, lsr #21 │ │ │ │ tstls r4, #2063597568 @ 0x7b000000 │ │ │ │ tstls r0, #30720 @ 0x7800 │ │ │ │ movwls sl, #19228 @ 0x4b1c │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - bls 4c13f4 <__read_chk@plt+0x45c020> │ │ │ │ - ldc 7, cr15, [r6, #-720] @ 0xfffffd30 │ │ │ │ + bls 4c1384 <__read_chk@plt+0x45bfb0> │ │ │ │ + stcl 7, cr15, [lr, #-720] @ 0xfffffd30 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ bichi pc, fp, #0 │ │ │ │ - bhi fe0edebc <__read_chk@plt+0xfe088ae8> │ │ │ │ + bhi fe0ede4c <__read_chk@plt+0xfe088a78> │ │ │ │ strtmi r2, [r7], -r0, lsl #8 │ │ │ │ ldrbtmi r4, [r8], #1713 @ 0x6b1 │ │ │ │ strmi lr, [r8], #-2509 @ 0xfffff633 │ │ │ │ ands r9, r8, r7, lsl #8 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r9, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4638b91b │ │ │ │ - bl d6da38 <__read_chk@plt+0xd08664> │ │ │ │ + bl 1b6d9c8 <__read_chk@plt+0x1b085f4> │ │ │ │ strtmi r2, [r8], -r0, lsl #14 │ │ │ │ @ instruction: 0xf8c2f0ce │ │ │ │ @ instruction: 0xf8db9a1e │ │ │ │ strbmi r0, [r9], -r0 │ │ │ │ - ldc 7, cr15, [r0, #-720]! @ 0xfffffd30 │ │ │ │ + stcl 7, cr15, [r8, #-720]! @ 0xfffffd30 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ strbmi sp, [r1], -ip, asr #32 │ │ │ │ strtmi r2, [sl], -r9 │ │ │ │ - blx 16c058 <__read_chk@plt+0x106c84> │ │ │ │ + @ instruction: 0xf9aaf133 │ │ │ │ ldrdvs pc, [r8], -fp │ │ │ │ - bvs 1d01434 <__read_chk@plt+0x1c9c060> │ │ │ │ - b 106da6c <__read_chk@plt+0x1008698> │ │ │ │ + bvs 1d013c4 <__read_chk@plt+0x1c9bff0> │ │ │ │ + b 1e6d9fc <__read_chk@plt+0x1e08628> │ │ │ │ sbcsle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0x462869b1 │ │ │ │ - b eeda78 <__read_chk@plt+0xe886a4> │ │ │ │ + b 1ceda08 <__read_chk@plt+0x1c88634> │ │ │ │ @ instruction: 0x2c00b998 │ │ │ │ @ instruction: 0xf8dbd1df │ │ │ │ strtmi r0, [sl], -r0 │ │ │ │ @ instruction: 0xf7b44649 │ │ │ │ - @ instruction: 0x4604eafe │ │ │ │ + @ instruction: 0x4604eb36 │ │ │ │ @ instruction: 0xf8dfe7d7 │ │ │ │ - bls 63e3e0 <__read_chk@plt+0x5d900c> │ │ │ │ + bls 63e370 <__read_chk@plt+0x5d8f9c> │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ - bcc edf44 <__read_chk@plt+0x88b70> │ │ │ │ + bcc eded4 <__read_chk@plt+0x88b00> │ │ │ │ movwls r5, #22739 @ 0x58d3 │ │ │ │ stmdavc fp!, {r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ tstle ip, pc, ror #22 │ │ │ │ ldmdblt r3, {r0, r1, r3, r5, r6, fp, ip, sp, lr}^ │ │ │ │ - blcs d67f8 <__read_chk@plt+0x71424> │ │ │ │ + blcs d6788 <__read_chk@plt+0x713b4> │ │ │ │ @ instruction: 0xf8dbd1c5 │ │ │ │ strtmi r0, [sl], -r0 │ │ │ │ @ instruction: 0xf7b44649 │ │ │ │ - andls lr, r7, r4, ror #21 │ │ │ │ + andls lr, r7, ip, lsl fp │ │ │ │ stmdavc fp!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402b6f │ │ │ │ stmdavc fp!, {r2, r4, r9, pc}^ │ │ │ │ @ instruction: 0xf0402b75 │ │ │ │ stmiavc fp!, {r4, r9, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 2d0438 <__read_chk@plt+0x26b064> │ │ │ │ + blls 2d03c8 <__read_chk@plt+0x26aff4> │ │ │ │ @ instruction: 0xd1ae2b00 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ strbmi r4, [r9], -sl, lsr #12 │ │ │ │ - b ff3edae8 <__read_chk@plt+0xff388714> │ │ │ │ + bl 1eda78 <__read_chk@plt+0x1886a4> │ │ │ │ str r9, [r6, r8]! │ │ │ │ stmibne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strbmi r2, [lr], -r9 │ │ │ │ @ instruction: 0xf1334479 │ │ │ │ - blls 4ae2f8 <__read_chk@plt+0x448f24> │ │ │ │ + blls 4ae128 <__read_chk@plt+0x448d54> │ │ │ │ stmdaeq r1, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ stccs 5, cr8, [r0], {239} @ 0xef │ │ │ │ msrhi CPSR_fsx, #0 │ │ │ │ - blcs c9ccc <__read_chk@plt+0x648f8> │ │ │ │ + blcs c9c5c <__read_chk@plt+0x64888> │ │ │ │ msrhi CPSR_sx, #0 │ │ │ │ - blcs c9db4 <__read_chk@plt+0x649e0> │ │ │ │ + blcs c9d44 <__read_chk@plt+0x64970> │ │ │ │ msrhi CPSR_x, #0 │ │ │ │ ldmdbls r1, {r0, r1, r3, r4, fp, ip, sp, lr} │ │ │ │ svclt 0x00181e1a │ │ │ │ - blcs b845c <__read_chk@plt+0x53088> │ │ │ │ + blcs b83ec <__read_chk@plt+0x53018> │ │ │ │ tstcs r0, r4, lsl pc │ │ │ │ tstpeq r1, r1 @ p-variant is OBSOLETE │ │ │ │ pkhbtmi r9, r9, r3, lsl #22 │ │ │ │ ldrmi r9, [r3], #-526 @ 0xfffffdf2 │ │ │ │ stmdals r4, {r0, r1, r4, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf97ef7de │ │ │ │ vldrls s18, [ip, #-52] @ 0xffffffcc │ │ │ │ - bcs c14c4 <__read_chk@plt+0x5c0f0> │ │ │ │ + bcs c1454 <__read_chk@plt+0x5c080> │ │ │ │ strtmi fp, [fp], -r8, lsl #30 │ │ │ │ - bvs feb948b4 <__read_chk@plt+0xfeb2f4e0> │ │ │ │ + bvs feb94844 <__read_chk@plt+0xfeb2f470> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ movwhi pc, #49216 @ 0xc040 @ │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ ldmdavs fp!, {r0, r1, r3, r5, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf1536858 │ │ │ │ - rsbvs pc, r8, r7, lsl fp @ │ │ │ │ + strhtvs pc, [r8], #-175 @ 0xffffff51 @ │ │ │ │ @ instruction: 0xf7b44638 │ │ │ │ - vldrls s28, [ip, #-608] @ 0xfffffda0 │ │ │ │ + vldrls s28, [ip, #-832] @ 0xfffffcc0 │ │ │ │ stmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blls 1f84bc <__read_chk@plt+0x1930e8> │ │ │ │ + blls 1f844c <__read_chk@plt+0x193078> │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bcc 2aa3c4 <__read_chk@plt+0x244ff0> │ │ │ │ + bcc 2aa354 <__read_chk@plt+0x244f80> │ │ │ │ cmnhi fp, r2, lsl #6 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr10, cr4, {5} │ │ │ │ + svc 0x0032f7b4 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ andscc lr, ip, #3620864 @ 0x374000 │ │ │ │ stmib r3, {r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8db160f │ │ │ │ ldrbvs r1, [r9], #-8 │ │ │ │ ldrdne pc, [ip], -fp │ │ │ │ stmdbls r6, {r0, r3, r4, r7, sl, sp, lr} │ │ │ │ @ instruction: 0xf8df64d9 │ │ │ │ ldrbtmi r1, [r9], #-2300 @ 0xfffff704 │ │ │ │ - bcs c8344 <__read_chk@plt+0x62f70> │ │ │ │ + bcs c82d4 <__read_chk@plt+0x62f00> │ │ │ │ rschi pc, r1, #0 │ │ │ │ eorshi pc, ip, sp, asr #17 │ │ │ │ - blcs d6910 <__read_chk@plt+0x7153c> │ │ │ │ + blcs d68a0 <__read_chk@plt+0x714cc> │ │ │ │ addhi pc, r2, #64 @ 0x40 │ │ │ │ - blcs d6914 <__read_chk@plt+0x71540> │ │ │ │ + blcs d68a4 <__read_chk@plt+0x714d0> │ │ │ │ @ instruction: 0x81a7f040 │ │ │ │ - blcs d6918 <__read_chk@plt+0x71544> │ │ │ │ + blcs d68a8 <__read_chk@plt+0x714d4> │ │ │ │ mvnshi pc, r0, asr #32 │ │ │ │ - blcs d693c <__read_chk@plt+0x71568> │ │ │ │ + blcs d68cc <__read_chk@plt+0x714f8> │ │ │ │ subhi pc, r1, #0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r1, r3, r4, r5, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r1, r2, r4, r5, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r1, r4, r5, r8, pc} │ │ │ │ @@ -76388,139 +76360,139 @@ │ │ │ │ streq pc, [ip, -r4, lsl #2] │ │ │ │ stmdblt r3, {r2, r8, sl, sp}^ │ │ │ │ @ instruction: 0xf857e107 │ │ │ │ cmplt fp, r4, lsl #30 │ │ │ │ teqlt fp, fp, asr r8 │ │ │ │ @ instruction: 0xb12b781b │ │ │ │ strtmi r3, [r0], -r1, lsl #10 │ │ │ │ - ldmdb r4, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldclle 2, cr4, [r2], #672 @ 0x2a0 │ │ │ │ @ instruction: 0xf7de9804 │ │ │ │ - blls 7ee148 <__read_chk@plt+0x788d74> │ │ │ │ + blls 7ee0d8 <__read_chk@plt+0x788d04> │ │ │ │ @ instruction: 0xf8df2204 │ │ │ │ andcs r1, r0, r0, asr #16 │ │ │ │ ldrbtmi r8, [r9], #-346 @ 0xfffffea6 │ │ │ │ @ instruction: 0xf0426a9a │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7b42205 │ │ │ │ - biccs lr, r8, #128, 28 @ 0x800 │ │ │ │ + biccs lr, r8, #184, 28 @ 0xb80 │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ ldrmi sl, [r9], -r3, lsr #26 │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ - stm sl, {r0, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r2, {r0, r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ qadd16mi r9, r8, ip │ │ │ │ @ instruction: 0xf88d2500 │ │ │ │ @ instruction: 0xf1535153 │ │ │ │ - rsbsvs pc, r8, fp, ror sl @ │ │ │ │ + rsbsvs pc, r8, r3, lsr #20 │ │ │ │ ldcls 6, cr4, [ip, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ - blls 1f5dec <__read_chk@plt+0x190a18> │ │ │ │ - bcc 2aa4f4 <__read_chk@plt+0x245120> │ │ │ │ + blls 1f5d7c <__read_chk@plt+0x1909a8> │ │ │ │ + bcc 2aa484 <__read_chk@plt+0x2450b0> │ │ │ │ @ instruction: 0xf7b44479 │ │ │ │ - blls 7eb778 <__read_chk@plt+0x7863a4> │ │ │ │ + blls 7eb7e8 <__read_chk@plt+0x786414> │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stmib r3, {r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8db260f │ │ │ │ ldrbvs r2, [sl], #-8 │ │ │ │ ldrdcs pc, [ip], -fp │ │ │ │ - bls 249068 <__read_chk@plt+0x1e3c94> │ │ │ │ + bls 248ff8 <__read_chk@plt+0x1e3c24> │ │ │ │ @ instruction: 0xf8df64da │ │ │ │ ldrbtmi r2, [sl], #-2012 @ 0xfffff824 │ │ │ │ @ instruction: 0x4620619a │ │ │ │ - ldmib lr, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 66dc70 <__read_chk@plt+0x60889c> │ │ │ │ @ instruction: 0xf7de9804 │ │ │ │ ldcls 8, cr15, [ip], {171} @ 0xab │ │ │ │ @ instruction: 0x17c8f8df │ │ │ │ - blls 1f8634 <__read_chk@plt+0x193260> │ │ │ │ + blls 1f85c4 <__read_chk@plt+0x1931f0> │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bcc 2aa538 <__read_chk@plt+0x245164> │ │ │ │ - mcr 7, 2, pc, cr0, cr4, {5} @ │ │ │ │ + bcc 2aa4c8 <__read_chk@plt+0x2450f4> │ │ │ │ + mrc 7, 3, APSR_nzcv, cr8, cr4, {5} │ │ │ │ @ instruction: 0xf8df9b1c │ │ │ │ @ instruction: 0x463127b8 │ │ │ │ ldrbtmi r6, [sl], #-608 @ 0xfffffda0 │ │ │ │ - bvs fe7484a4 <__read_chk@plt+0xfe6e30d0> │ │ │ │ + bvs fe748434 <__read_chk@plt+0xfe6e3060> │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf7b4629a │ │ │ │ - strmi lr, [r6], -ip, ror #25 │ │ │ │ + strmi lr, [r6], -r4, lsr #26 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrbmi sl, [r1], fp, ror #28 │ │ │ │ @ instruction: 0xb010f8db │ │ │ │ svceq 0x0000f1bb │ │ │ │ mrcge 4, 2, APSR_nzcv, cr3, cr15, {3} │ │ │ │ @ instruction: 0x46cb9b1d │ │ │ │ - bvs 6ea5dc <__read_chk@plt+0x685208> │ │ │ │ + bvs 6ea56c <__read_chk@plt+0x685198> │ │ │ │ ldmdbvc sl, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df838c │ │ │ │ ldrbtmi r3, [fp], #-1912 @ 0xfffff888 │ │ │ │ movwcc r6, #6171 @ 0x181b │ │ │ │ @ instruction: 0x2770f8df │ │ │ │ andsvs r4, r3, sl, ror r4 │ │ │ │ svclt 0x00182f04 │ │ │ │ stmdale r1, {r0, r8, r9, sl, fp, sp}^ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d004 │ │ │ │ tstlt fp, r8 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ smmlscc r4, pc, r8, pc @ │ │ │ │ - bls 6392a4 <__read_chk@plt+0x5d3ed0> │ │ │ │ + bls 639234 <__read_chk@plt+0x5d3e60> │ │ │ │ ldmpl r7, {r1, r2, r3, r4, r9, sl, fp, sp, pc}^ │ │ │ │ ldmvs ip, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ ldc2 0, cr15, [sl], {90} @ 0x5a │ │ │ │ andcs r9, r5, #6144 @ 0x1800 │ │ │ │ @ instruction: 0x1740f8df │ │ │ │ @ instruction: 0xf8dd4628 │ │ │ │ @ instruction: 0xf8d38074 │ │ │ │ ldrbtmi r9, [r9], #-4 │ │ │ │ stmib sp, {r1, r2, r3, r4, r8, sl, ip, pc}^ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r8, sl, ip, lr}^ │ │ │ │ @ instruction: 0xf7b45521 │ │ │ │ - strbmi lr, [fp], -lr, ror #27 │ │ │ │ + strbmi lr, [fp], -r6, lsr #28 │ │ │ │ strbmi r9, [r2], -r0 │ │ │ │ @ instruction: 0x46319817 │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf9a4f7de │ │ │ │ @ instruction: 0xf0002806 │ │ │ │ stmdacs r7, {r0, r2, r3, r5, r6, r7, r8, r9, pc} │ │ │ │ bichi pc, sl, #0 │ │ │ │ @ instruction: 0xf0402805 │ │ │ │ @ instruction: 0xf13883a7 │ │ │ │ - @ instruction: 0xf05afb53 │ │ │ │ + @ instruction: 0xf05afafb │ │ │ │ @ instruction: 0xf05cfcc3 │ │ │ │ ldmdavs fp!, {r0, r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ swplt r6, ip, [r4] │ │ │ │ @ instruction: 0xf04f47a0 │ │ │ │ bic r3, sl, #1069547520 @ 0x3fc00000 │ │ │ │ @ instruction: 0xf1a79b13 │ │ │ │ - blx fed30724 <__read_chk@plt+0xfeccb350> │ │ │ │ - blcs ec924 <__read_chk@plt+0x87550> │ │ │ │ + blx fed306b4 <__read_chk@plt+0xfeccb2e0> │ │ │ │ + blcs ec8b4 <__read_chk@plt+0x874e0> │ │ │ │ subsne lr, r2, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ andsmi r2, sl, #67108864 @ 0x4000000 │ │ │ │ svccs 0x0002d1b0 │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 491044 <__read_chk@plt+0x42bc70> │ │ │ │ + blls 490fd4 <__read_chk@plt+0x42bc00> │ │ │ │ fstmiaxle r5!, {d2-d1} @ Deprecated │ │ │ │ svceq 0x0000f1ba │ │ │ │ andscs sp, r0, lr │ │ │ │ - @ instruction: 0xffeef139 │ │ │ │ + @ instruction: 0xff96f139 │ │ │ │ @ instruction: 0x46039a1d │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ ldrdmi lr, [pc], -r2 │ │ │ │ andsne lr, r1, #3440640 @ 0x348000 │ │ │ │ stmib r3, {r1, r3, r4, r6, r7, sp, lr}^ │ │ │ │ addsvs r4, r9, r0 │ │ │ │ ldmdals ip, {r8, sl, sp} │ │ │ │ ldclt 0, cr15, [r8], #-0 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ strbmi r4, [r9], -sl, lsr #12 │ │ │ │ - ldmdb ip, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ stclge 4, cr15, [fp, #508]! @ 0x1fc │ │ │ │ mcrne 5, 1, lr, cr7, cr2, {7} │ │ │ │ streq pc, [r0, #-79] @ 0xffffffb1 │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrht r4, [r6], -r9 │ │ │ │ @@ -76531,640 +76503,640 @@ │ │ │ │ ldmdavc r2, {r1, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ stmdals r4, {r1, r2, r3, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xffdcf7dd │ │ │ │ @ instruction: 0xf8549f1c │ │ │ │ strcc r2, [r1, #-37] @ 0xffffffdb │ │ │ │ andhi pc, sl, r7, lsr #17 │ │ │ │ - bvs fef4a104 <__read_chk@plt+0xfeee4d30> │ │ │ │ + bvs fef4a094 <__read_chk@plt+0xfeee4cc0> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf15362ba │ │ │ │ - rsbsvs pc, r8, fp, ror r9 @ │ │ │ │ + rsbsvs pc, r8, r3, lsr #18 │ │ │ │ andcs r9, r5, #28, 30 @ 0x70 │ │ │ │ andcs r9, r0, r5, lsl #22 │ │ │ │ stmib r7, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7b43a07 │ │ │ │ - bls 7eb57c <__read_chk@plt+0x7861a8> │ │ │ │ + bls 7eb5ec <__read_chk@plt+0x786218> │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ - blls 3889cc <__read_chk@plt+0x3235f8> │ │ │ │ + blls 38895c <__read_chk@plt+0x323588> │ │ │ │ strne lr, [pc], -r2, asr #19 │ │ │ │ ldrdne pc, [r8], -fp │ │ │ │ ldrbvs r6, [r1], #-403 @ 0xfffffe6d │ │ │ │ @ instruction: 0xf8db9b06 │ │ │ │ ldrvs r1, [r1], #12 │ │ │ │ @ instruction: 0x462064d3 │ │ │ │ - svc 0x00d4f7b3 │ │ │ │ + stmda ip, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00d442a8 │ │ │ │ @ instruction: 0xf0092200 │ │ │ │ - bcs b0818 <__read_chk@plt+0x4b444> │ │ │ │ + bcs b07a8 <__read_chk@plt+0x4b3d4> │ │ │ │ stccs 1, cr13, [r0], {190} @ 0xbe │ │ │ │ mrcge 4, 7, APSR_nzcv, cr10, cr15, {1} │ │ │ │ @ instruction: 0xf8dfe6f5 │ │ │ │ @ instruction: 0x462815dc │ │ │ │ - @ instruction: 0xf7b44479 │ │ │ │ - blls 32c004 <__read_chk@plt+0x2c6c30> │ │ │ │ + @ instruction: 0xf7b54479 │ │ │ │ + blls 32a074 <__read_chk@plt+0x2c4ca0> │ │ │ │ @ instruction: 0xf47f4318 │ │ │ │ @ instruction: 0xf8dbad9c │ │ │ │ strtmi r0, [sl], -r0 │ │ │ │ @ instruction: 0xf7b44649 │ │ │ │ - @ instruction: 0x9009e8ba │ │ │ │ - blls 329690 <__read_chk@plt+0x2c42bc> │ │ │ │ + strdls lr, [r9], -r2 │ │ │ │ + blls 329620 <__read_chk@plt+0x2c424c> │ │ │ │ @ instruction: 0xf8df930e │ │ │ │ strcs r3, [r0, #-1464] @ 0xfffffa48 │ │ │ │ ldrls pc, [r4, #2271]! @ 0x8df │ │ │ │ stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ ldrbtmi r9, [r9], #2824 @ 0xb08 │ │ │ │ svcne 0x001f940c │ │ │ │ ldrbmi r4, [r9], fp, asr #12 │ │ │ │ mlas r1, fp, r6, r4 │ │ │ │ - bcs ca254 <__read_chk@plt+0x64e80> │ │ │ │ + bcs ca1e4 <__read_chk@plt+0x64e10> │ │ │ │ ldmdavs r2, {r0, r1, r4, r5, ip, lr, pc}^ │ │ │ │ eorsle r2, r0, r0, lsl #20 │ │ │ │ cmnlt r2, #1179648 @ 0x120000 │ │ │ │ strcc r9, [r1, #-2052] @ 0xfffff7fc │ │ │ │ @ instruction: 0xff76f7dd │ │ │ │ @ instruction: 0xf8579c1c │ │ │ │ @ instruction: 0xf8a42f04 │ │ │ │ ldmdavs r0, {r1, r3, pc}^ │ │ │ │ @ instruction: 0xf0426aa2 │ │ │ │ adcvs r0, r2, #536870912 @ 0x20000000 │ │ │ │ - @ instruction: 0xf916f153 │ │ │ │ + @ instruction: 0xf8bef153 │ │ │ │ ldcls 0, cr6, [ip], {96} @ 0x60 │ │ │ │ - blls 1f88b4 <__read_chk@plt+0x1934e0> │ │ │ │ + blls 1f8844 <__read_chk@plt+0x193470> │ │ │ │ stmdbls r9, {sp} │ │ │ │ - bcc 2aa7b8 <__read_chk@plt+0x2453e4> │ │ │ │ - stc 7, cr15, [r0, #-720] @ 0xfffffd30 │ │ │ │ + bcc 2aa748 <__read_chk@plt+0x245374> │ │ │ │ + ldc 7, cr15, [r8, #-720]! @ 0xfffffd30 │ │ │ │ @ instruction: 0xf8d99a1c │ │ │ │ rsbvs r1, r0, #0 │ │ │ │ strne lr, [pc], -r2, asr #19 │ │ │ │ ldrdne pc, [r8], -r9 │ │ │ │ ldrbvs r9, [r1], #-2822 @ 0xfffff4fa │ │ │ │ ldrdne pc, [ip], -r9 │ │ │ │ andslt pc, r8, r2, asr #17 │ │ │ │ ldrbvs r6, [r3], #1169 @ 0x491 │ │ │ │ @ instruction: 0xf7b39808 │ │ │ │ - adcmi lr, r8, #112, 30 @ 0x1c0 │ │ │ │ + adcmi lr, r8, #168, 30 @ 0x2a0 │ │ │ │ stmdals r8, {r3, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ stcls 6, cr4, [ip], {203} @ 0xcb │ │ │ │ - ldmda r6!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs d6d00 <__read_chk@plt+0x7192c> │ │ │ │ + stmia lr!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blcs d6c90 <__read_chk@plt+0x718bc> │ │ │ │ mcrge 4, 0, pc, cr12, cr15, {1} @ │ │ │ │ ldrcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df2500 │ │ │ │ @ instruction: 0xf04f951c │ │ │ │ ldrbtmi r0, [fp], #-2052 @ 0xfffff7fc │ │ │ │ - blls 294d1c <__read_chk@plt+0x22f948> │ │ │ │ + blls 294cac <__read_chk@plt+0x22f8d8> │ │ │ │ strls r4, [r9], #-1273 @ 0xfffffb07 │ │ │ │ @ instruction: 0x464b1f1f │ │ │ │ @ instruction: 0x469b46d9 │ │ │ │ ldmdavs sl!, {r0, r4, r5, sp, lr, pc}^ │ │ │ │ eorsle r2, r3, r0, lsl #20 │ │ │ │ - bcs ca25c <__read_chk@plt+0x64e88> │ │ │ │ + bcs ca1ec <__read_chk@plt+0x64e18> │ │ │ │ ldmdavc r2, {r4, r5, ip, lr, pc} │ │ │ │ stmdals r4, {r1, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf7dd3501 │ │ │ │ ldcls 15, cr15, [ip], {37} @ 0x25 │ │ │ │ svccs 0x0004f857 │ │ │ │ andhi pc, sl, r4, lsr #17 │ │ │ │ - bvs fe94a270 <__read_chk@plt+0xfe8e4e9c> │ │ │ │ + bvs fe94a200 <__read_chk@plt+0xfe8e4e2c> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf15362a2 │ │ │ │ - rsbvs pc, r0, r5, asr #17 │ │ │ │ + rsbvs pc, r0, sp, ror #16 │ │ │ │ andcs r9, r5, #28, 24 @ 0x1c00 │ │ │ │ andcs r9, r0, r5, lsl #22 │ │ │ │ stmib r4, {r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7b43a07 │ │ │ │ - bls 7eb410 <__read_chk@plt+0x78603c> │ │ │ │ + bls 7eb480 <__read_chk@plt+0x7860ac> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ stmib r2, {r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8d9160f │ │ │ │ - blls 234180 <__read_chk@plt+0x1cedac> │ │ │ │ + blls 234110 <__read_chk@plt+0x1ced3c> │ │ │ │ @ instruction: 0xf8d96451 │ │ │ │ @ instruction: 0xf8c2100c │ │ │ │ ldrvs fp, [r1], #24 │ │ │ │ stmdals r7, {r0, r1, r4, r6, r7, sl, sp, lr} │ │ │ │ - svc 0x001ef7b3 │ │ │ │ + svc 0x0056f7b3 │ │ │ │ stclle 2, cr4, [r8], {168} @ 0xa8 │ │ │ │ strbmi r9, [fp], r7, lsl #16 │ │ │ │ @ instruction: 0xf7b49c09 │ │ │ │ - blls 46a21c <__read_chk@plt+0x404e48> │ │ │ │ + blls 46a28c <__read_chk@plt+0x404eb8> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmdals r4, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ mcr2 7, 7, pc, cr14, cr13, {6} @ │ │ │ │ andcs r9, r4, #28, 22 @ 0x7000 │ │ │ │ andcs r9, r0, r4, lsl r9 │ │ │ │ - bvs fe750704 <__read_chk@plt+0xfe6eb330> │ │ │ │ + bvs fe750694 <__read_chk@plt+0xfe6eb2c0> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - stc 7, cr15, [r2], {180} @ 0xb4 │ │ │ │ + ldc 7, cr15, [sl], #720 @ 0x2d0 │ │ │ │ @ instruction: 0xf1539d1c │ │ │ │ - @ instruction: 0xf8dff88b │ │ │ │ - blls 1f5334 <__read_chk@plt+0x18ff60> │ │ │ │ + @ instruction: 0xf8dff833 │ │ │ │ + blls 1f52c4 <__read_chk@plt+0x18fef0> │ │ │ │ rsbvs r2, r8, r5, lsl #4 │ │ │ │ ldcls 4, cr4, [ip, #-484] @ 0xfffffe1c │ │ │ │ stmib r5, {sp}^ │ │ │ │ @ instruction: 0xf7b43a07 │ │ │ │ - blls 7eb398 <__read_chk@plt+0x785fc4> │ │ │ │ + blls 7eb408 <__read_chk@plt+0x786034> │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stmib r3, {r3, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8db260f │ │ │ │ ldrbvs r2, [sl], #-8 │ │ │ │ ldrdcs pc, [ip], -fp │ │ │ │ - bls 249448 <__read_chk@plt+0x1e4074> │ │ │ │ + bls 2493d8 <__read_chk@plt+0x1e4004> │ │ │ │ @ instruction: 0xf8df64da │ │ │ │ ldrbtmi r2, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ stccs 1, cr6, [r0], {154} @ 0x9a │ │ │ │ mrcge 4, 0, APSR_nzcv, cr0, cr15, {1} │ │ │ │ andls lr, lr, #11534336 @ 0xb00000 │ │ │ │ strtcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df2500 │ │ │ │ @ instruction: 0xf04f9420 │ │ │ │ ldrbtmi r0, [fp], #-2052 @ 0xfffff7fc │ │ │ │ - blls 314e38 <__read_chk@plt+0x2afa64> │ │ │ │ + blls 314dc8 <__read_chk@plt+0x2af9f4> │ │ │ │ ldrls r4, [r2], #-1273 @ 0xfffffb07 │ │ │ │ @ instruction: 0x464b1f1f │ │ │ │ @ instruction: 0x469b46d9 │ │ │ │ ldmdavs sl!, {r0, r4, r5, sp, lr, pc}^ │ │ │ │ eorsle r2, r3, r0, lsl #20 │ │ │ │ - bcs ca368 <__read_chk@plt+0x64f94> │ │ │ │ + bcs ca2f8 <__read_chk@plt+0x64f24> │ │ │ │ ldmdavc r2, {r4, r5, ip, lr, pc} │ │ │ │ stmdals r4, {r1, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf7dd3501 │ │ │ │ ldcls 14, cr15, [ip], {159} @ 0x9f │ │ │ │ svccs 0x0004f857 │ │ │ │ andhi pc, sl, r4, lsr #17 │ │ │ │ - bvs fe94a37c <__read_chk@plt+0xfe8e4fa8> │ │ │ │ + bvs fe94a30c <__read_chk@plt+0xfe8e4f38> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ - @ instruction: 0xf15362a2 │ │ │ │ - rsbvs pc, r0, pc, lsr r8 @ │ │ │ │ + @ instruction: 0xf15262a2 │ │ │ │ + rsbvs pc, r0, r7, ror #31 │ │ │ │ andcs r9, r5, #28, 24 @ 0x1c00 │ │ │ │ andcs r9, r0, r5, lsl #22 │ │ │ │ stmib r4, {r2, r3, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7b43a07 │ │ │ │ - bls 7eb304 <__read_chk@plt+0x785f30> │ │ │ │ + bls 7eb374 <__read_chk@plt+0x785fa0> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ stmib r2, {r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8d9160f │ │ │ │ - blls 23428c <__read_chk@plt+0x1ceeb8> │ │ │ │ + blls 23421c <__read_chk@plt+0x1cee48> │ │ │ │ @ instruction: 0xf8d96451 │ │ │ │ @ instruction: 0xf8c2100c │ │ │ │ ldrvs fp, [r1], #24 │ │ │ │ stmdals r9, {r0, r1, r4, r6, r7, sl, sp, lr} │ │ │ │ - mrc 7, 4, APSR_nzcv, cr8, cr3, {5} │ │ │ │ + mrc 7, 6, APSR_nzcv, cr0, cr3, {5} │ │ │ │ stclle 2, cr4, [r8], {168} @ 0xa8 │ │ │ │ strbmi r9, [fp], r9, lsl #16 │ │ │ │ @ instruction: 0xf7b39c12 │ │ │ │ - str lr, [pc, #-4000]! @ af2f0 <__read_chk@plt+0x49f1c> │ │ │ │ + str lr, [pc, #-4056]! @ af248 <__read_chk@plt+0x49e74> │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ strbt r9, [r8], #1294 @ 0x50e │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ strbt r9, [r4], #1038 @ 0x40e │ │ │ │ bicvs pc, r0, #1124073472 @ 0x43000000 │ │ │ │ - bls 629670 <__read_chk@plt+0x5c429c> │ │ │ │ + bls 629600 <__read_chk@plt+0x5c422c> │ │ │ │ movwmi r9, #43278 @ 0xa90e │ │ │ │ msrhi CPSR_x, r0, asr #32 │ │ │ │ - blcs d6ed8 <__read_chk@plt+0x71b04> │ │ │ │ + blcs d6e68 <__read_chk@plt+0x71a94> │ │ │ │ cmpphi r3, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blcs d6edc <__read_chk@plt+0x71b08> │ │ │ │ + blcs d6e6c <__read_chk@plt+0x71a98> │ │ │ │ cmpphi r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8cd9b07 │ │ │ │ - blcs d03b8 <__read_chk@plt+0x6afe4> │ │ │ │ + blcs d0348 <__read_chk@plt+0x6af74> │ │ │ │ svcge 0x005ff43f │ │ │ │ movwls r9, #60168 @ 0xeb08 │ │ │ │ ldmibmi r3, {r1, r3, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - mrc2 1, 2, pc, cr10, cr2, {1} │ │ │ │ + mcr2 1, 0, pc, cr2, cr2, {1} @ │ │ │ │ @ instruction: 0xf8db9a10 │ │ │ │ ldrtmi r0, [r1], -r0 │ │ │ │ - ldmdb ip!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r3, ip, pc} │ │ │ │ msrhi CPSR_fsxc, r0 │ │ │ │ strtmi r9, [ip], -pc, lsl #22 │ │ │ │ @ instruction: 0xf1039509 │ │ │ │ strls r0, [r7, #-2049] @ 0xfffff7ff │ │ │ │ stcls 6, cr4, [r8], {161} @ 0xa1 │ │ │ │ @ instruction: 0xf8db2700 │ │ │ │ strtmi r3, [r0], -r8 │ │ │ │ @ instruction: 0xf7b469d9 │ │ │ │ - stmdblt r0!, {r2, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdblt r0!, {r2, r3, r4, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r5, r6, r7, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4638b91b │ │ │ │ - svc 0x0052f7b3 │ │ │ │ + svc 0x008af7b3 │ │ │ │ strtmi r2, [r0], -r0, lsl #14 │ │ │ │ stc2l 0, cr15, [r2], #820 @ 0x334 │ │ │ │ @ instruction: 0xf8db9a1e │ │ │ │ ldrtmi r0, [r1], -r0 │ │ │ │ - ldmdb r0, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r8, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x464cd1df │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8d980f2 │ │ │ │ - blcs bc350 <__read_chk@plt+0x56f7c> │ │ │ │ + blcs bc2e0 <__read_chk@plt+0x56f0c> │ │ │ │ rschi pc, r7, r0 │ │ │ │ - blcs ca4c4 <__read_chk@plt+0x650f0> │ │ │ │ + blcs ca454 <__read_chk@plt+0x65080> │ │ │ │ rschi pc, r3, r0 │ │ │ │ ldmdbls r1, {r0, r1, r3, r4, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf8cd1e1a │ │ │ │ svclt 0x0018803c │ │ │ │ - blcs b8b70 <__read_chk@plt+0x5379c> │ │ │ │ + blcs b8b00 <__read_chk@plt+0x5372c> │ │ │ │ tstcs r0, r4, lsl pc │ │ │ │ tstpeq r1, r1 @ p-variant is OBSOLETE │ │ │ │ pkhbtmi r9, r8, r3, lsl #22 │ │ │ │ ldrmi r9, [r3], #-1288 @ 0xfffffaf8 │ │ │ │ tstls r3, #-536870912 @ 0xe0000000 │ │ │ │ subsle r2, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf7dd9804 │ │ │ │ - bls 42fb50 <__read_chk@plt+0x3ca77c> │ │ │ │ + bls 42fae0 <__read_chk@plt+0x3ca70c> │ │ │ │ ldrsbtls pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ - bcs c1be0 <__read_chk@plt+0x5c80c> │ │ │ │ + bcs c1b70 <__read_chk@plt+0x5c79c> │ │ │ │ strbmi fp, [fp], -r8, lsl #30 │ │ │ │ @ instruction: 0xf8d9930d │ │ │ │ @ instruction: 0xf1b83028 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ vst4.32 {d24-d27}, [r3 :64], r8 │ │ │ │ @ instruction: 0xf8c97300 │ │ │ │ ldmdavs fp!, {r3, r5, ip, sp} │ │ │ │ @ instruction: 0xf1526858 │ │ │ │ - @ instruction: 0xf8c9ff87 │ │ │ │ + @ instruction: 0xf8c9ff2f │ │ │ │ ldrtmi r0, [r8], -r4 │ │ │ │ - svc 0x0006f7b3 │ │ │ │ + svc 0x003ef7b3 │ │ │ │ ldmibmi r8, {r2, r3, r4, r8, r9, sl, fp, ip, pc} │ │ │ │ - blls 1f8bdc <__read_chk@plt+0x193808> │ │ │ │ + blls 1f8b6c <__read_chk@plt+0x193798> │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bcc 2aaaec <__read_chk@plt+0x245718> │ │ │ │ + bcc 2aaa7c <__read_chk@plt+0x2456a8> │ │ │ │ cmnhi fp, r2, lsl #6 │ │ │ │ - bl 1b6e2a8 <__read_chk@plt+0x1b08ed4> │ │ │ │ + bl fe96e238 <__read_chk@plt+0xfe908e64> │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ andscc lr, ip, #3620864 @ 0x374000 │ │ │ │ stmib r3, {r3, r4, r5, r6, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8db160f │ │ │ │ ldrbvs r1, [r9], #-8 │ │ │ │ ldrdne pc, [ip], -fp │ │ │ │ stmdbls r6, {r0, r3, r4, r7, sl, sp, lr} │ │ │ │ stmibmi ip, {r0, r3, r4, r6, r7, sl, sp, lr} │ │ │ │ orrsvs r4, r9, r9, ror r4 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ - bls 61b5d0 <__read_chk@plt+0x5b61fc> │ │ │ │ + bls 61b560 <__read_chk@plt+0x5b618c> │ │ │ │ movwmi r9, #43278 @ 0xa90e │ │ │ │ - blls 3249b8 <__read_chk@plt+0x2bf5e4> │ │ │ │ + blls 324948 <__read_chk@plt+0x2bf574> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stccs 14, cr10, [r0, #-960] @ 0xfffffc40 │ │ │ │ mrcge 4, 0, APSR_nzcv, cr5, cr15, {3} │ │ │ │ - blcs d7038 <__read_chk@plt+0x71c64> │ │ │ │ + blcs d6fc8 <__read_chk@plt+0x71bf4> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr5, cr15, {1} │ │ │ │ strbt r9, [r1], -lr, lsl #10 │ │ │ │ stmdapl lr, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf7dd9804 │ │ │ │ stmdbls sp, {r0, r2, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x460a9b1c │ │ │ │ svclt 0x00082900 │ │ │ │ andls r4, sp, #27262976 @ 0x1a00000 │ │ │ │ @ instruction: 0xf1b86a9a │ │ │ │ suble r0, r9, r0, lsl #30 │ │ │ │ sbcvs pc, r0, #1107296256 @ 0x42000000 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ addsvs r4, sl, #51380224 @ 0x3100000 │ │ │ │ - bl 4ee328 <__read_chk@plt+0x488f54> │ │ │ │ + bl 12ee2b8 <__read_chk@plt+0x1288ee4> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdavc r3, {r0, r1, r6, ip, lr, pc} │ │ │ │ suble r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf1529f1c │ │ │ │ - rsbsvs pc, r8, sp, lsr #30 │ │ │ │ + ldrsbtvs pc, [r8], #-229 @ 0xffffff1b @ │ │ │ │ @ instruction: 0xf0cd4628 │ │ │ │ ldcls 12, cr15, [ip, #-276] @ 0xfffffeec │ │ │ │ stmdbmi sp!, {r0, r2, r9, sp}^ │ │ │ │ - blls 1f847c <__read_chk@plt+0x1930a8> │ │ │ │ + blls 1f840c <__read_chk@plt+0x193038> │ │ │ │ stmib r5, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwcs r3, #10759 @ 0x2a07 │ │ │ │ @ instruction: 0xf7b4816b │ │ │ │ - @ instruction: 0xf8dbeb12 │ │ │ │ + @ instruction: 0xf8dbeb4a │ │ │ │ ldmib sp, {ip}^ │ │ │ │ rsbvs r3, r8, #28, 4 @ 0xc0000001 │ │ │ │ strne lr, [pc], -r3, asr #19 │ │ │ │ ldrdne pc, [r8], -fp │ │ │ │ @ instruction: 0xf8db6459 │ │ │ │ ldrvs r1, [r9], #12 │ │ │ │ ldrbvs r9, [r9], #2310 @ 0x906 │ │ │ │ ldrbtmi r4, [r9], #-2401 @ 0xfffff69f │ │ │ │ - bcs c8b14 <__read_chk@plt+0x63740> │ │ │ │ + bcs c8aa4 <__read_chk@plt+0x636d0> │ │ │ │ ldcge 4, cr15, [sl], {127} @ 0x7f │ │ │ │ stmdbls lr, {r0, r2, r4, r9, fp, ip, pc} │ │ │ │ tstle r2, sl, lsl #6 │ │ │ │ - blcs d70e4 <__read_chk@plt+0x71d10> │ │ │ │ + blcs d7074 <__read_chk@plt+0x71ca0> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr7, cr15, {3} │ │ │ │ - blcs d70e8 <__read_chk@plt+0x71d14> │ │ │ │ + blcs d7078 <__read_chk@plt+0x71ca4> │ │ │ │ ldcge 4, cr15, [fp, #508]! @ 0x1fc │ │ │ │ - blcs d70ec <__read_chk@plt+0x71d18> │ │ │ │ + blcs d707c <__read_chk@plt+0x71ca8> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr11, cr15, {1} │ │ │ │ vst1.64 {d30-d32}, [r3 :256], sl │ │ │ │ strb r6, [r6, -r0, asr #7]! │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ tstls sp, #180, 14 @ 0x2d00000 │ │ │ │ ldcls 4, cr14, [ip, #-0] │ │ │ │ ldrbtmi r4, [r8], #-2130 @ 0xfffff7ae │ │ │ │ - mcr2 1, 7, pc, cr10, cr2, {2} @ │ │ │ │ + mrc2 1, 4, pc, cr2, cr2, {2} │ │ │ │ ldr r6, [lr, r8, rrx]! │ │ │ │ @ instruction: 0xf7ff931d │ │ │ │ @ instruction: 0xf0cdbbf5 │ │ │ │ vldrls d15, [ip, #-1020] @ 0xfffffc04 │ │ │ │ ldrbtmi r4, [r8], #-2125 @ 0xfffff7b3 │ │ │ │ - mrc2 1, 6, pc, cr14, cr2, {2} │ │ │ │ + mcr2 1, 4, pc, cr6, cr2, {2} @ │ │ │ │ ldr r6, [r2, r8, rrx]! │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ - mcr 7, 2, pc, cr12, cr3, {5} @ │ │ │ │ + mcr 7, 4, pc, cr4, cr3, {5} @ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr11, cr15, {3} │ │ │ │ stmib sp, {r1, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strls r3, [r8, #-2062] @ 0xfffff7f2 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf8cde728 │ │ │ │ strls r8, [r8, #-60] @ 0xffffffc4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ eorsls pc, r8, sp, asr #17 │ │ │ │ stmib sp, {r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrb r2, [r7], -lr, lsl #16 │ │ │ │ @ instruction: 0xf8cd9b09 │ │ │ │ movwls r8, #57404 @ 0xe03c │ │ │ │ - blls 4a9b3c <__read_chk@plt+0x444768> │ │ │ │ + blls 4a9acc <__read_chk@plt+0x4446f8> │ │ │ │ @ instruction: 0xf1039009 │ │ │ │ andls r0, r7, r1, lsl #16 │ │ │ │ @ instruction: 0xf8cd2400 │ │ │ │ strls r8, [lr], #-60 @ 0xffffffc4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ - blmi 6aa2f0 <__read_chk@plt+0x644f1c> │ │ │ │ + blmi 6aa280 <__read_chk@plt+0x644eac> │ │ │ │ @ instruction: 0xf8529a16 │ │ │ │ - blmi d9c57c <__read_chk@plt+0xd371a8> │ │ │ │ + blmi d9c50c <__read_chk@plt+0xd37138> │ │ │ │ movwls r5, #22739 @ 0x58d3 │ │ │ │ - blt fe96e574 <__read_chk@plt+0xfe9091a0> │ │ │ │ - bls 6431a8 <__read_chk@plt+0x5dddd4> │ │ │ │ + blt fe96e504 <__read_chk@plt+0xfe909130> │ │ │ │ + bls 643138 <__read_chk@plt+0x5ddd64> │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7ff9305 │ │ │ │ - blls 41eff0 <__read_chk@plt+0x3b9c1c> │ │ │ │ + blls 41ef80 <__read_chk@plt+0x3b9bac> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ tstls sp, #166 @ 0xa6 │ │ │ │ svclt 0x0000e476 │ │ │ │ - eorseq lr, r6, r2, lsr #28 │ │ │ │ + mlaseq r6, r2, lr, lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrheq sl, [sl], -r4 │ │ │ │ - ldrshteq lr, [r6], -ip │ │ │ │ + andseq r9, sl, r8, asr #31 │ │ │ │ + eorseq lr, r6, ip, ror #28 │ │ │ │ muleq r0, r4, ip │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - eorseq sp, ip, lr, lsr #20 │ │ │ │ - andseq sl, sl, lr, asr #32 │ │ │ │ + mlaseq ip, lr, sl, sp │ │ │ │ + andseq r9, sl, r2, ror #30 │ │ │ │ @ instruction: 0xfffffcbd │ │ │ │ - andseq sl, sl, ip, asr r0 │ │ │ │ - mulseq fp, lr, sl │ │ │ │ + andseq r9, sl, r0, ror pc │ │ │ │ + @ instruction: 0x001b59b2 │ │ │ │ andeq r1, r0, r4, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sl, pc, ip, lsr #3 │ │ │ │ - mulseq sl, r6, lr │ │ │ │ + strhteq sl, [pc], -r0 │ │ │ │ + andseq r9, sl, sl, lsr #27 │ │ │ │ @ instruction: 0xfffffadf │ │ │ │ - andseq r9, sl, r2, asr #27 │ │ │ │ - andseq r9, sl, r0, ror #26 │ │ │ │ + @ instruction: 0x001a9cd6 │ │ │ │ + andseq r9, sl, r4, ror ip │ │ │ │ @ instruction: 0xfffff9b3 │ │ │ │ - andseq r9, sl, lr, lsl sp │ │ │ │ + andseq r9, sl, r2, lsr ip │ │ │ │ @ instruction: 0xfffff983 │ │ │ │ - eorseq sp, ip, sl, lsl #13 │ │ │ │ - eorseq sp, ip, r0, lsl #13 │ │ │ │ + ldrshteq sp, [ip], -sl │ │ │ │ + ldrshteq sp, [ip], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - strdeq sp, [r0], -sl @ │ │ │ │ - andseq r9, sl, r4, lsl fp │ │ │ │ - andseq r9, sl, ip, ror #21 │ │ │ │ + eoreq sp, r0, lr, lsl #30 │ │ │ │ + andseq r9, sl, r8, lsr #20 │ │ │ │ + andseq r9, sl, r0, lsl #20 │ │ │ │ @ instruction: 0xfffff75f │ │ │ │ - andseq r9, sl, sl, asr #20 │ │ │ │ + andseq r9, sl, lr, asr r9 │ │ │ │ @ instruction: 0xfffff6bd │ │ │ │ - andseq r9, sl, r8, lsl #19 │ │ │ │ + mulseq sl, ip, r8 │ │ │ │ @ instruction: 0xfffff5d3 │ │ │ │ - andseq r9, sl, lr, lsr r9 │ │ │ │ + andseq r9, sl, r2, asr r8 │ │ │ │ @ instruction: 0xfffff5b1 │ │ │ │ - strdeq r9, [pc], -sl @ │ │ │ │ - andseq r9, sl, r6, ror r7 │ │ │ │ + strdeq r9, [pc], -lr @ │ │ │ │ + andseq r9, sl, sl, lsl #13 │ │ │ │ @ instruction: 0xfffff3c1 │ │ │ │ - andseq r9, sl, r4, asr #13 │ │ │ │ + @ instruction: 0x001a95d8 │ │ │ │ @ instruction: 0xfffff30f │ │ │ │ - @ instruction: 0x001e53da │ │ │ │ - andseq r5, lr, r2, asr #7 │ │ │ │ + andseq r5, lr, lr, ror #5 │ │ │ │ + @ instruction: 0x001e52d6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ - @ instruction: 0xffacf137 │ │ │ │ + @ instruction: 0xff54f137 │ │ │ │ @ instruction: 0xf91cf05a │ │ │ │ - blx 86c7c0 <__read_chk@plt+0x8073ec> │ │ │ │ + blx 86c750 <__read_chk@plt+0x80737c> │ │ │ │ addsvs r6, ip, fp, lsr r8 │ │ │ │ strmi fp, [r0, r4, lsl #2]! │ │ │ │ svceq 0x0000f1ba │ │ │ │ stcls 0, cr13, [r6], {16} │ │ │ │ cmnlt fp, r3, lsr #17 │ │ │ │ cmplt fp, r3, ror #17 │ │ │ │ @ instruction: 0xf1392010 │ │ │ │ - @ instruction: 0xf8cafc5d │ │ │ │ + @ instruction: 0xf8cafc05 │ │ │ │ strmi r0, [r3], -r0 │ │ │ │ ldrdeq lr, [r2, -r4] │ │ │ │ strcs lr, [r4], #-2516 @ 0xfffff62c │ │ │ │ andseq lr, r7, r3, lsl #17 │ │ │ │ ands r2, r0, r0, lsl #10 │ │ │ │ - blcs d72bc <__read_chk@plt+0x71ee8> │ │ │ │ + blcs d724c <__read_chk@plt+0x71e78> │ │ │ │ @ instruction: 0xf06fbf0c │ │ │ │ @ instruction: 0xf06f0502 │ │ │ │ @ instruction: 0xf1370501 │ │ │ │ - @ instruction: 0xf05aff85 │ │ │ │ + @ instruction: 0xf05aff2d │ │ │ │ @ instruction: 0xf05cf8f5 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ swplt r6, ip, [r4] │ │ │ │ - bmi 1e42528 <__read_chk@plt+0x1ddd154> │ │ │ │ + bmi 1e424b8 <__read_chk@plt+0x1ddd0e4> │ │ │ │ ldrbtmi r4, [sl], #-2934 @ 0xfffff48a │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r4, r0, asr #32 │ │ │ │ subslt r4, r7, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ streq pc, [r3, #-111] @ 0xffffff91 │ │ │ │ - blls 82a658 <__read_chk@plt+0x7c5284> │ │ │ │ + blls 82a5e8 <__read_chk@plt+0x7c5214> │ │ │ │ movwcs fp, #4395 @ 0x112b │ │ │ │ - strls r9, [pc, #-1293] @ b01c7 <__read_chk@plt+0x4adf3> │ │ │ │ + strls r9, [pc, #-1293] @ b0157 <__read_chk@plt+0x4ad83> │ │ │ │ @ instruction: 0xf7ff9513 │ │ │ │ movwls fp, #64465 @ 0xfbd1 │ │ │ │ ldcge 3, cr9, [ip], {19} │ │ │ │ @ instruction: 0xf7dd4620 │ │ │ │ cdpcs 12, 0, cr15, cr0, cr3, {2} │ │ │ │ sbchi pc, r6, r0 │ │ │ │ - bls 643488 <__read_chk@plt+0x5de0b4> │ │ │ │ + bls 643418 <__read_chk@plt+0x5de044> │ │ │ │ ldcls 8, cr5, [ip, #-856] @ 0xfffffca8 │ │ │ │ stmdbmi r5!, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - blvs 2aae14 <__read_chk@plt+0x245a40> │ │ │ │ - ldmib r4, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bmi 1957378 <__read_chk@plt+0x18f1fa4> │ │ │ │ + blvs 2aada4 <__read_chk@plt+0x2459d0> │ │ │ │ + b 3ee564 <__read_chk@plt+0x389190> │ │ │ │ + bmi 1957308 <__read_chk@plt+0x18f1f34> │ │ │ │ strtmi r6, [r0], -r8, ror #4 │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ vstmdbge r3!, {s12-s165} │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf7dd629a │ │ │ │ ldmdbmi sp, {r0, r1, r2, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ sbccs r9, r7, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ @ instruction: 0xf7b4931d │ │ │ │ - andcs lr, r0, r0, asr #25 │ │ │ │ + strdcs lr, [r0], -r8 │ │ │ │ cmppeq r3, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d003 │ │ │ │ - blcs bc770 <__read_chk@plt+0x5739c> │ │ │ │ + blcs bc700 <__read_chk@plt+0x5732c> │ │ │ │ ldmdbmi r5, {r2, r4, r6, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b44479 │ │ │ │ - sbccs lr, r5, #176, 18 @ 0x2c0000 │ │ │ │ + sbccs lr, r5, #232, 18 @ 0x3a0000 │ │ │ │ @ instruction: 0xf10d4601 │ │ │ │ @ instruction: 0xf7b4008e │ │ │ │ - ldmdbmi r0, {r1, r3, r5, r7, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r0, {r1, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r2, r5, #0, 8 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ cmppmi r3, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - stmib r0!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r8, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r8], -r0, lsl #13 │ │ │ │ - bl fe9ee644 <__read_chk@plt+0xfe989270> │ │ │ │ + bl ff7ee5d4 <__read_chk@plt+0xff789200> │ │ │ │ @ instruction: 0xf1c04641 │ │ │ │ biccs r0, r8, #1879048204 @ 0x7000000c │ │ │ │ @ instruction: 0xf7b44628 │ │ │ │ - @ instruction: 0x4628e838 │ │ │ │ + @ instruction: 0x4628e870 │ │ │ │ @ instruction: 0xf88d9d1c │ │ │ │ @ instruction: 0xf1524153 │ │ │ │ - stmdbmi r4, {r0, r1, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi r4, {r0, r1, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbvs r2, r8, sl, lsl #6 │ │ │ │ ldcls 2, cr2, [ip, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0x46204479 │ │ │ │ stmib r5, {r0, r1, r3, r5, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf7b46b07 │ │ │ │ - blls 7eadb8 <__read_chk@plt+0x7859e4> │ │ │ │ + blls 7eae28 <__read_chk@plt+0x785a54> │ │ │ │ rsbvs r4, r8, #253952 @ 0x3e000 │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ strls r6, [sp], #-2714 @ 0xfffff566 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf7ff629a │ │ │ │ - blls 59f54c <__read_chk@plt+0x53a178> │ │ │ │ + blls 59f4dc <__read_chk@plt+0x53a108> │ │ │ │ svclt 0x00cc2b00 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ eorsle r4, sp, sl, lsl r2 │ │ │ │ ldmdals ip, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x000c2b00 │ │ │ │ streq pc, [r2, #-111] @ 0xffffff91 │ │ │ │ streq pc, [r1, #-111] @ 0xffffff91 │ │ │ │ @ instruction: 0xf9eef7df │ │ │ │ ldmdage sp, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf7dd931d │ │ │ │ ldrb pc, [ip, -r3, lsl #26] @ │ │ │ │ andcs r4, r5, #753664 @ 0xb8000 │ │ │ │ @ instruction: 0xf7b44479 │ │ │ │ - @ instruction: 0x4604e95c │ │ │ │ + @ instruction: 0x4604e994 │ │ │ │ ldrdeq pc, [ip], -r9 │ │ │ │ - stcl 7, cr15, [ip], {179} @ 0xb3 │ │ │ │ + stc 7, cr15, [r4, #-716] @ 0xfffffd34 │ │ │ │ stmib sp, {r1, r2, r6, r7, r8, r9, sp}^ │ │ │ │ andcs r4, r1, #0 │ │ │ │ @ instruction: 0xf10d4619 │ │ │ │ @ instruction: 0xf7b4008e │ │ │ │ - str lr, [r2, r2, ror #22]! │ │ │ │ + @ instruction: 0xe7a2eb9a │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - bls 4c2140 <__read_chk@plt+0x45cd6c> │ │ │ │ - mcr 7, 5, pc, cr0, cr3, {5} @ │ │ │ │ + bls 4c20d0 <__read_chk@plt+0x45ccfc> │ │ │ │ + mrc 7, 6, APSR_nzcv, cr8, cr3, {5} │ │ │ │ tstlt r0, r7, lsl #12 │ │ │ │ andls r9, r8, r8, lsl #26 │ │ │ │ stccs 5, cr14, [r0], {104} @ 0x68 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr4, cr15, {1} │ │ │ │ - blcs ca8c0 <__read_chk@plt+0x654ec> │ │ │ │ + blcs ca850 <__read_chk@plt+0x6547c> │ │ │ │ ldclge 4, cr15, [r6, #252]! @ 0xfc │ │ │ │ - blcs ca9a8 <__read_chk@plt+0x655d4> │ │ │ │ + blcs ca938 <__read_chk@plt+0x65564> │ │ │ │ ldclge 4, cr15, [r2, #252]! @ 0xfc │ │ │ │ str r9, [fp, #3336] @ 0xd08 │ │ │ │ - ldm sl!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2!, {r2, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f2f02 │ │ │ │ - bls 49c4b4 <__read_chk@plt+0x4370e0> │ │ │ │ + bls 49c444 <__read_chk@plt+0x437070> │ │ │ │ svclt 0x00d82a01 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 59c4a4 <__read_chk@plt+0x5370d0> │ │ │ │ + blls 59c434 <__read_chk@plt+0x537060> │ │ │ │ @ instruction: 0xf73f2b00 │ │ │ │ - blls 41b61c <__read_chk@plt+0x3b6248> │ │ │ │ + blls 41b5ac <__read_chk@plt+0x3b61d8> │ │ │ │ svclt 0x000c2b00 │ │ │ │ streq pc, [r2, #-111] @ 0xffffff91 │ │ │ │ streq pc, [r1, #-111] @ 0xffffff91 │ │ │ │ - bllt 1eae874 <__read_chk@plt+0x1e494a0> │ │ │ │ - bls 6434ac <__read_chk@plt+0x5de0d8> │ │ │ │ + bllt 1eae804 <__read_chk@plt+0x1e49430> │ │ │ │ + bls 64343c <__read_chk@plt+0x5de068> │ │ │ │ @ instruction: 0xe73858d6 │ │ │ │ - ldrsbteq lr, [r6], -sl │ │ │ │ + eorseq lr, r6, sl, asr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - andseq r9, sl, r6, asr #8 │ │ │ │ + andseq r9, sl, sl, asr r3 │ │ │ │ @ instruction: 0xfffff0ad │ │ │ │ - andseq r9, sl, r4, ror r4 │ │ │ │ - andseq r9, sl, ip, ror #8 │ │ │ │ - andseq r9, sl, lr, asr r4 │ │ │ │ - andseq r9, sl, r8, lsr #7 │ │ │ │ + andseq r9, sl, r8, lsl #7 │ │ │ │ + andseq r9, sl, r0, lsl #7 │ │ │ │ + andseq r9, sl, r2, ror r3 │ │ │ │ + @ instruction: 0x001a92bc │ │ │ │ @ instruction: 0xfffff00d │ │ │ │ - andseq r9, sl, ip, lsr #7 │ │ │ │ + andseq r9, sl, r0, asr #5 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 9, cr15, cr8, cr12, {6} │ │ │ │ sbcslt r4, r1, lr, ror #21 │ │ │ │ - blmi ffc83c80 <__read_chk@plt+0xffc1e8ac> │ │ │ │ + blmi ffc83c10 <__read_chk@plt+0xffc1e83c> │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ ldmpl r3, {r3, sl, ip, pc}^ │ │ │ │ ldmdavs fp, {r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f934f │ │ │ │ - blmi ffb714dc <__read_chk@plt+0xffb0c108> │ │ │ │ + blmi ffb7146c <__read_chk@plt+0xffb0c098> │ │ │ │ andls r9, r9, r7, lsl #2 │ │ │ │ stmiapl r3!, {r0, r4, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs bd400 <__read_chk@plt+0x5802c> │ │ │ │ + blcs bd390 <__read_chk@plt+0x57fbc> │ │ │ │ msrhi CPSR_fsxc, r0, asr #32 │ │ │ │ @ instruction: 0x9010f8d1 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ teqphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x464b8131 │ │ │ │ @ instruction: 0xf8532400 │ │ │ │ strtmi r5, [r6], -r4, lsl #30 │ │ │ │ stccs 4, cr3, [r0, #-4] │ │ │ │ stccs 1, cr13, [r1], {249} @ 0xf9 │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ stmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - blmi ff74308c <__read_chk@plt+0xff6ddcb8> │ │ │ │ + blmi ff74301c <__read_chk@plt+0xff6ddc48> │ │ │ │ ldmdbvs r7, {r3, r5, r9, sl, lr}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf04f447b │ │ │ │ @ instruction: 0xf04f0a75 │ │ │ │ @ instruction: 0xf8c80b75 │ │ │ │ stmib sp, {r3, ip, sp}^ │ │ │ │ @ instruction: 0xf7b4ab10 │ │ │ │ - ldmibmi r3, {r2, r4, r5, r7, fp, sp, lr, pc}^ │ │ │ │ - blmi ff579160 <__read_chk@plt+0xff513d8c> │ │ │ │ - beq 19eca8c <__read_chk@plt+0x19876b8> │ │ │ │ + ldmibmi r3, {r2, r3, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ + blmi ff5790f0 <__read_chk@plt+0xff513d1c> │ │ │ │ + beq 19eca1c <__read_chk@plt+0x1987648> │ │ │ │ andeq pc, ip, r8, asr #17 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ @ instruction: 0xf04f447b │ │ │ │ @ instruction: 0xf8c80b64 │ │ │ │ stmib sp, {r3, r4, ip, sp}^ │ │ │ │ @ instruction: 0xf7b4ab14 │ │ │ │ - blls 2aabf4 <__read_chk@plt+0x245820> │ │ │ │ + blls 2aac64 <__read_chk@plt+0x245890> │ │ │ │ andseq pc, ip, r8, asr #17 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf04f930a │ │ │ │ @ instruction: 0xf8c833ff │ │ │ │ svccs 0x00003020 │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bleq 19ecac4 <__read_chk@plt+0x19876f0> │ │ │ │ + bleq 19eca54 <__read_chk@plt+0x1987680> │ │ │ │ movweq pc, #4207 @ 0x106f @ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ movwge pc, #35039 @ 0x88df @ │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ movwcc r4, #9466 @ 0x24fa │ │ │ │ msrhi SPSR_xc, r0, asr #32 │ │ │ │ ldrbtmi r4, [fp], #-3007 @ 0xfffff441 │ │ │ │ @@ -77172,56 +77144,56 @@ │ │ │ │ andcs r3, r1, #3 │ │ │ │ movwls r9, #6922 @ 0x1b0a │ │ │ │ @ instruction: 0xf8cd4bbc │ │ │ │ @ instruction: 0xf10da008 │ │ │ │ ldrbtmi r0, [fp], #-2676 @ 0xfffff58c │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ @ instruction: 0x46194650 │ │ │ │ - b fe26e898 <__read_chk@plt+0xfe2094c4> │ │ │ │ + b ff06e828 <__read_chk@plt+0xff009454> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf88d2200 │ │ │ │ movwcc r2, #8507 @ 0x213b │ │ │ │ mrshi pc, (UNDEF: 9) @ │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ - blmi fed10ec0 <__read_chk@plt+0xfecabaec> │ │ │ │ + blmi fed10e50 <__read_chk@plt+0xfecaba7c> │ │ │ │ @ instruction: 0xf8529a08 │ │ │ │ stmdbls r9, {r0, r1, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f4650 │ │ │ │ @ instruction: 0x465b0c78 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strbmi r9, [r2], -fp, lsl #2 │ │ │ │ - beq ecb3c <__read_chk@plt+0x87768> │ │ │ │ + beq ecacc <__read_chk@plt+0x876f8> │ │ │ │ addne pc, r0, #13697024 @ 0xd10000 │ │ │ │ stmib sp, {r0, r3, r6, r7, fp, sp, lr}^ │ │ │ │ submi ip, r9, #0, 28 │ │ │ │ andge pc, r8, sp, asr #17 │ │ │ │ cdp2 0, 0, cr15, cr4, cr14, {1} │ │ │ │ @ instruction: 0xf0002875 │ │ │ │ ldmdacs r8!, {r1, r4, r8, pc}^ │ │ │ │ mrshi pc, (UNDEF: 10) @ │ │ │ │ @ instruction: 0xf0402864 │ │ │ │ - blls 290dc4 <__read_chk@plt+0x22b9f0> │ │ │ │ + blls 290d54 <__read_chk@plt+0x22b980> │ │ │ │ ldclne 8, cr6, [fp], #-116 @ 0xffffff8c │ │ │ │ - blvs 1b95664 <__read_chk@plt+0x1b30290> │ │ │ │ - blvs 178b7a0 <__read_chk@plt+0x17263cc> │ │ │ │ + blvs 1b955f4 <__read_chk@plt+0x1b30220> │ │ │ │ + blvs 178b730 <__read_chk@plt+0x172635c> │ │ │ │ ldcne 3, cr9, [r0], #40 @ 0x28 │ │ │ │ ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f46a2 │ │ │ │ addeq r0, r0, r0, lsl #22 │ │ │ │ - blx 1cecf2c <__read_chk@plt+0x1c87b58> │ │ │ │ + blx 6ecebc <__read_chk@plt+0x687ae8> │ │ │ │ stcls 5, cr9, [sp], {12} │ │ │ │ @ instruction: 0xf8c84605 │ │ │ │ and r0, r0, r0 │ │ │ │ ldrbmi r4, [ip, #-1683] @ 0xfffff96d │ │ │ │ ldrtmi fp, [sl], -ip, lsl #30 │ │ │ │ - ldrbmi r4, [pc, #-1626] @ b0406 <__read_chk@plt+0x4b032> │ │ │ │ + ldrbmi r4, [pc, #-1626] @ b0396 <__read_chk@plt+0x4afc2> │ │ │ │ strtmi fp, [r2], -r8, lsl #30 │ │ │ │ eoreq pc, r2, r9, asr r8 @ │ │ │ │ - stc2 1, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ + blx ff5ecf46 <__read_chk@plt+0xff587b72> │ │ │ │ andeq pc, r1, #-1073741822 @ 0xc0000002 │ │ │ │ eoreq pc, fp, r5, asr #16 │ │ │ │ @ instruction: 0xf8d8455e │ │ │ │ mvnle r5, r0 │ │ │ │ ldrbmi r9, [r4], -r7, lsl #22 │ │ │ │ strtmi r9, [sl], fp, lsl #18 │ │ │ │ strcs r4, [r0], -r9, lsl #21 │ │ │ │ @@ -77229,50 +77201,50 @@ │ │ │ │ @ instruction: 0x465105d4 │ │ │ │ ldmdbvs fp, {r2, r3, r8, sl, fp, ip, pc} │ │ │ │ eorvs pc, r4, sl, asr #16 │ │ │ │ stmdals r8, {r0, r1, r3, r4, r9, fp, ip} │ │ │ │ stmpl r4, {r0, r1, r3, r4, r7, ip} │ │ │ │ adccc pc, r3, r8, asr #12 │ │ │ │ eorcs pc, lr, fp, asr #13 │ │ │ │ - blx 1792b2 <__read_chk@plt+0x113ede> │ │ │ │ + blx 179242 <__read_chk@plt+0x113e6e> │ │ │ │ stmdavs r3!, {ip, sp, lr, pc} │ │ │ │ - blx decd2e <__read_chk@plt+0xd8795a> │ │ │ │ + blx deccbe <__read_chk@plt+0xd878ea> │ │ │ │ strbmi r4, [r0], -r7, lsl #12 │ │ │ │ - blx 1ecdf2 <__read_chk@plt+0x187a1e> │ │ │ │ + blx 1ecd82 <__read_chk@plt+0x1879ae> │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ - blls 290d58 <__read_chk@plt+0x22b984> │ │ │ │ + blls 290ce8 <__read_chk@plt+0x22b914> │ │ │ │ tstcs r1, sl, lsr r6 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - blx 26cd34 <__read_chk@plt+0x207960> │ │ │ │ - bls 2c38b0 <__read_chk@plt+0x25e4dc> │ │ │ │ + blx 26ccc4 <__read_chk@plt+0x2078f0> │ │ │ │ + bls 2c3840 <__read_chk@plt+0x25e46c> │ │ │ │ stmdbvs r9!, {r1, r3, r9, sl, fp, ip, pc}^ │ │ │ │ ldmdbvs r0!, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ ldmvs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x000442aa │ │ │ │ addsvs r9, sl, sl, lsl #20 │ │ │ │ - blvs 178b8b8 <__read_chk@plt+0x17264e4> │ │ │ │ - blvs 1b8b858 <__read_chk@plt+0x1b26484> │ │ │ │ + blvs 178b848 <__read_chk@plt+0x1726474> │ │ │ │ + blvs 1b8b7e8 <__read_chk@plt+0x1b26414> │ │ │ │ cmnvs r8, fp, asr fp │ │ │ │ cmpvs sl, #1073741852 @ 0x4000001c │ │ │ │ - blvs 178b8c8 <__read_chk@plt+0x17264f4> │ │ │ │ + blvs 178b858 <__read_chk@plt+0x1726484> │ │ │ │ tstlt r2, sl, asr fp │ │ │ │ - blvs 130b8a8 <__read_chk@plt+0x12a64d4> │ │ │ │ - blvs feb4994c <__read_chk@plt+0xfeae4578> │ │ │ │ + blvs 130b838 <__read_chk@plt+0x12a6464> │ │ │ │ + blvs feb498dc <__read_chk@plt+0xfeae4508> │ │ │ │ orrvs r9, sl, #163840 @ 0x28000 │ │ │ │ cmpvs r1, #-2147483644 @ 0x80000004 │ │ │ │ - blvs 178b840 <__read_chk@plt+0x172646c> │ │ │ │ + blvs 178b7d0 <__read_chk@plt+0x17263fc> │ │ │ │ andcs r6, r0, #1946157057 @ 0x74000001 │ │ │ │ movweq lr, #39389 @ 0x99dd │ │ │ │ stcls 8, cr6, [fp], {33} @ 0x21 │ │ │ │ - blvs 178b890 <__read_chk@plt+0x17264bc> │ │ │ │ + blvs 178b820 <__read_chk@plt+0x172644c> │ │ │ │ @ instruction: 0xf89463ab │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ @ instruction: 0xf09a30f4 │ │ │ │ - bmi 18b0964 <__read_chk@plt+0x184b590> │ │ │ │ + bmi 18b08f4 <__read_chk@plt+0x184b520> │ │ │ │ ldrbtmi r4, [sl], #-2898 @ 0xfffff4ae │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r3, r0, asr #32 │ │ │ │ pop {r0, r4, r6, ip, sp, pc} │ │ │ │ ldrshlt r8, [r9, #-240] @ 0xffffff10 │ │ │ │ @@ -77280,16 +77252,16 @@ │ │ │ │ ldmdavs fp, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ cmple lr, r0, lsl #22 │ │ │ │ @ instruction: 0x9014f8d1 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mcrge 4, 6, pc, cr10, cr15, {3} @ │ │ │ │ andcs r4, r5, #1343488 @ 0x148000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x009af7b3 │ │ │ │ - bmi 11430bc <__read_chk@plt+0x10ddce8> │ │ │ │ + svc 0x00d2f7b3 │ │ │ │ + bmi 114304c <__read_chk@plt+0x10ddc78> │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ subsmi r9, r1, pc, asr #20 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andcs sp, r3, #1073741852 @ 0x4000001c │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ pop {r0, r4, r6, ip, sp, pc} │ │ │ │ @@ -77298,104 +77270,104 @@ │ │ │ │ @ instruction: 0xf06fbf04 │ │ │ │ @ instruction: 0xf8c80301 │ │ │ │ @ instruction: 0xf8d83010 │ │ │ │ movwcc r3, #8192 @ 0x2000 │ │ │ │ stmdbmi r3, {r2, r3, r4, r6, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b34479 │ │ │ │ - @ instruction: 0xf8d8ef78 │ │ │ │ + @ instruction: 0xf8d8efb0 │ │ │ │ @ instruction: 0xf8d82000 │ │ │ │ pkhbtmi r3, r2, r0 │ │ │ │ subsle r3, r4, r2, lsl #4 │ │ │ │ suble r3, r4, r2, lsl #6 │ │ │ │ @ instruction: 0xf04f4b3c │ │ │ │ ldrbtmi r0, [fp], #-2933 @ 0xfffff48b │ │ │ │ andcs r4, r5, #966656 @ 0xec000 │ │ │ │ movwls r2, #45056 @ 0xb000 │ │ │ │ @ instruction: 0xf7b34479 │ │ │ │ - blls 3ac978 <__read_chk@plt+0x3475a4> │ │ │ │ - blmi eea760 <__read_chk@plt+0xe8538c> │ │ │ │ + blls 3ac9e8 <__read_chk@plt+0x347614> │ │ │ │ + blmi eea6f0 <__read_chk@plt+0xe8531c> │ │ │ │ @ instruction: 0xf8529a08 │ │ │ │ ldrbt lr, [sl], r3 │ │ │ │ eorge pc, r8, sp, asr #17 │ │ │ │ eorsge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8d1e71b │ │ │ │ @ instruction: 0xf1b9901c │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0xe7afae7b │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - svc 0x004af7b3 │ │ │ │ + svc 0x0082f7b3 │ │ │ │ @ instruction: 0x46034631 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ mcr2 0, 1, pc, cr12, cr2, {2} @ │ │ │ │ ldrtmi r9, [r2], -r7, lsl #22 │ │ │ │ ldmdavs fp, {r0, r8, sp} │ │ │ │ @ instruction: 0xf0996918 │ │ │ │ @ instruction: 0xe780f955 │ │ │ │ ldrbtmi r4, [r8], #-2087 @ 0xfffff7d9 │ │ │ │ @ instruction: 0xff38f0ce │ │ │ │ - blls 2aaa2c <__read_chk@plt+0x245658> │ │ │ │ + blls 2aa9bc <__read_chk@plt+0x2455e8> │ │ │ │ andls r1, sp, #1952 @ 0x7a0 │ │ │ │ movwls r6, #43035 @ 0xa81b │ │ │ │ - blvs fe78bab8 <__read_chk@plt+0xfe7266e4> │ │ │ │ + blvs fe78ba48 <__read_chk@plt+0xfe726674> │ │ │ │ usat r6, #18, sp, lsl #23 │ │ │ │ - bls 2c38d8 <__read_chk@plt+0x25e504> │ │ │ │ + bls 2c3868 <__read_chk@plt+0x25e494> │ │ │ │ and pc, r3, r2, asr r8 @ │ │ │ │ - blmi 8ea778 <__read_chk@plt+0x8853a4> │ │ │ │ - bleq 1e2cd9c <__read_chk@plt+0x1dc79c8> │ │ │ │ + blmi 8ea708 <__read_chk@plt+0x885334> │ │ │ │ + bleq 1e2cd2c <__read_chk@plt+0x1dc7958> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ - blmi 86a6e4 <__read_chk@plt+0x805310> │ │ │ │ + blmi 86a674 <__read_chk@plt+0x8052a0> │ │ │ │ @ instruction: 0xe7b5447b │ │ │ │ - bleq 1e2cdac <__read_chk@plt+0x1dc79d8> │ │ │ │ + bleq 1e2cd3c <__read_chk@plt+0x1dc7968> │ │ │ │ @ instruction: 0xf7b3e68e │ │ │ │ - @ instruction: 0xf04feea4 │ │ │ │ + @ instruction: 0xf04feedc │ │ │ │ @ instruction: 0xe68e0b75 │ │ │ │ - ldrhteq sp, [r6], -ip │ │ │ │ - ldrhteq sp, [r6], -sl │ │ │ │ + eorseq lr, r6, ip, lsr #32 │ │ │ │ + eorseq lr, r6, sl, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001998f8 │ │ │ │ - eoreq pc, r3, r4, asr #2 │ │ │ │ - @ instruction: 0x001998d4 │ │ │ │ - andseq pc, fp, r4, lsl sp @ │ │ │ │ - eoreq sl, pc, r8, lsr #31 │ │ │ │ - mlaeq pc, lr, pc, sl @ │ │ │ │ - andseq ip, r9, r6, asr sl │ │ │ │ + andseq r9, r9, r0, asr #16 │ │ │ │ + eoreq pc, r3, r8, asr r0 @ │ │ │ │ + andseq r9, r9, ip, lsl r8 │ │ │ │ + andseq pc, fp, r8, lsr #24 │ │ │ │ + eoreq sl, pc, ip, lsr #29 │ │ │ │ + eoreq sl, pc, r2, lsr #29 │ │ │ │ + mulseq r9, lr, r9 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - eorseq sp, r6, sl, asr #26 │ │ │ │ - andseq r9, sl, r2, rrx │ │ │ │ - eorseq sp, r6, r6, lsl #26 │ │ │ │ - andseq r3, sl, ip, lsl fp │ │ │ │ - eoreq sp, ip, r6, lsl #4 │ │ │ │ - andseq ip, r9, r8, asr #16 │ │ │ │ + ldrhteq sp, [r6], -sl │ │ │ │ + andseq r8, sl, r6, ror pc │ │ │ │ + eorseq sp, r6, r6, ror sp │ │ │ │ + andseq r3, sl, r0, lsr sl │ │ │ │ + eoreq sp, ip, sl, lsl r1 │ │ │ │ + mulseq r9, r0, r7 │ │ │ │ andeq r1, r0, r4, asr #2 │ │ │ │ - andseq ip, r9, sl, lsl #13 │ │ │ │ - mlaeq r9, r2, ip, r5 │ │ │ │ + @ instruction: 0x0019c5d2 │ │ │ │ + eoreq r5, r9, r6, lsr #23 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - eoreq sl, pc, r0, ror #25 │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ + eoreq sl, pc, r4, ror #23 │ │ │ │ + ldrdeq sl, [pc], -ip @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ tstpeq r0, #204, 16 @ p-variant is OBSOLETE @ 0xcc0000 │ │ │ │ ldclpl 5, cr15, [r3, #-692]! @ 0xfffffd4c │ │ │ │ - bllt fe5ef090 <__read_chk@plt+0xfe589cbc> │ │ │ │ + bllt fe5ef020 <__read_chk@plt+0xfe589c4c> │ │ │ │ ldrbtmi fp, [fp], #131 @ 0x83 │ │ │ │ @ instruction: 0xf8df9238 │ │ │ │ teqls r5, #144, 22 @ 0x24000 │ │ │ │ - blcc fe3ef0a0 <__read_chk@plt+0xfe389ccc> │ │ │ │ + blcc fe3ef030 <__read_chk@plt+0xfe389c5c> │ │ │ │ andsls r4, lr, sl, ror r4 │ │ │ │ @ instruction: 0xf50d911a │ │ │ │ tstcc r4, r3, ror r1 │ │ │ │ @ instruction: 0xf60d58d3 │ │ │ │ @ instruction: 0xf6a242c8 │ │ │ │ @ instruction: 0xf5a235d4 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, fp, sp, lr} │ │ │ │ @@ -77418,20 +77390,20 @@ │ │ │ │ strls sl, [r4, -pc, asr #28]! │ │ │ │ @ instruction: 0x9125af92 │ │ │ │ @ instruction: 0x31acf6a2 │ │ │ │ @ instruction: 0xf5a29027 │ │ │ │ strls r6, [r8, #-59]! @ 0xffffffc5 │ │ │ │ andvs pc, sl, #679477248 @ 0x28800000 │ │ │ │ eorls sl, r9, #11392 @ 0x2c80 │ │ │ │ - bge 155624c <__read_chk@plt+0x14f0e78> │ │ │ │ + bge 15561dc <__read_chk@plt+0x14f0e08> │ │ │ │ stclge 2, cr6, [r2, #372]! @ 0x174 │ │ │ │ - bge 1d55650 <__read_chk@plt+0x1cf027c> │ │ │ │ + bge 1d555e0 <__read_chk@plt+0x1cf020c> │ │ │ │ andsls r9, r9, #-603979776 @ 0xdc000000 │ │ │ │ strtls sl, [ip], -r2, ror #20 │ │ │ │ - bge fe155630 <__read_chk@plt+0xfe0f025c> │ │ │ │ + bge fe1555c0 <__read_chk@plt+0xfe0f01ec> │ │ │ │ andsls r9, fp, #-2080374784 @ 0x84000000 │ │ │ │ eorls sl, r0, #663552 @ 0xa2000 │ │ │ │ eorls sl, sp, #794624 @ 0xc2000 │ │ │ │ andsls sl, ip, #860160 @ 0xd2000 │ │ │ │ eorvs r2, r2, r0, lsl #4 │ │ │ │ andvs r9, r2, r2, lsr #24 │ │ │ │ eorvs r9, r2, r6, lsr #16 │ │ │ │ @@ -77473,383 +77445,383 @@ │ │ │ │ teqls r4, ip, lsr r1 │ │ │ │ @ instruction: 0xf1a56319 │ │ │ │ teqls r3, r0, lsl r1 │ │ │ │ stmibge r9!, {r0, r3, r4, r6, r8, r9, sp, lr}^ │ │ │ │ stmib r3, {r0, r2, r5, r8, ip, pc}^ │ │ │ │ eorcs r1, ip, #-536870912 @ 0xe0000000 │ │ │ │ @ instruction: 0xf7b32100 │ │ │ │ - @ instruction: 0xf854eae0 │ │ │ │ + @ instruction: 0xf854eb18 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x4606d1f7 │ │ │ │ - beq bef204 <__read_chk@plt+0xb89e30> │ │ │ │ + beq bef194 <__read_chk@plt+0xb89dc0> │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - blls 6ef6fc <__read_chk@plt+0x68a328> │ │ │ │ + blls 6ef52c <__read_chk@plt+0x68a158> │ │ │ │ addcc pc, ip, #170917888 @ 0xa300000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0xf8df7113 │ │ │ │ @ instruction: 0xf85b3a14 │ │ │ │ @ instruction: 0x93213003 │ │ │ │ - blcs caf1c <__read_chk@plt+0x65b48> │ │ │ │ + blcs caeac <__read_chk@plt+0x65ad8> │ │ │ │ ldrhi pc, [r2, #64] @ 0x40 │ │ │ │ @ instruction: 0xf1039b2a │ │ │ │ - blls 731edc <__read_chk@plt+0x6ccb08> │ │ │ │ + blls 731e6c <__read_chk@plt+0x6cca98> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r3, {r0, r3, r9, sl, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ andcs r8, r0, #15990784 @ 0xf40000 │ │ │ │ ldrmi r9, [r1], -ip, lsr #16 │ │ │ │ @ instruction: 0xf0996022 │ │ │ │ @ instruction: 0xf8dff801 │ │ │ │ ldrbtmi r0, [r8], #-2528 @ 0xfffff620 │ │ │ │ - @ instruction: 0xf9f0f152 │ │ │ │ + @ instruction: 0xf998f152 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ - blls 9093c4 <__read_chk@plt+0x8a3ff0> │ │ │ │ + blls 909354 <__read_chk@plt+0x8a3f80> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ svcne 0x001c9b1f │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 7525a8 <__read_chk@plt+0x6ed1d4> │ │ │ │ + blls 752538 <__read_chk@plt+0x6ed164> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 7525b8 <__read_chk@plt+0x6ed1e4> │ │ │ │ + blls 752548 <__read_chk@plt+0x6ed174> │ │ │ │ @ instruction: 0xb1206858 │ │ │ │ - blcs cef24 <__read_chk@plt+0x69b50> │ │ │ │ + blcs ceeb4 <__read_chk@plt+0x69ae0> │ │ │ │ strbhi pc, [sl, r1, asr #32]! @ │ │ │ │ andcs r4, r0, #24, 12 @ 0x1800000 │ │ │ │ ldrmi r6, [r1], -r0, lsr #32 │ │ │ │ @ instruction: 0xf0984648 │ │ │ │ @ instruction: 0xf8dfffd9 │ │ │ │ ldrbtmi r0, [r8], #-2452 @ 0xfffff66c │ │ │ │ - @ instruction: 0xf9c8f152 │ │ │ │ + @ instruction: 0xf970f152 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdbvc r3, {r3, r9, ip, sp} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ - bvs fe6d7bb4 <__read_chk@plt+0xfe6727e0> │ │ │ │ - blle 3baf50 <__read_chk@plt+0x355b7c> │ │ │ │ + bvs fe6d7b44 <__read_chk@plt+0xfe672770> │ │ │ │ + blle 3baee0 <__read_chk@plt+0x355b0c> │ │ │ │ ldmdavs fp, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 712b00 <__read_chk@plt+0x6ad72c> │ │ │ │ + blls 712a90 <__read_chk@plt+0x6ad6bc> │ │ │ │ streq pc, [ip], #-259 @ 0xfffffefd │ │ │ │ - blx ff2ed3d2 <__read_chk@plt+0xff287ffe> │ │ │ │ - @ instruction: 0xf9aef152 │ │ │ │ + blx ff2ed362 <__read_chk@plt+0xff287f8e> │ │ │ │ + @ instruction: 0xf956f152 │ │ │ │ vhadd.s8 d22, d0, d16 │ │ │ │ @ instruction: 0xf11b1085 │ │ │ │ @ instruction: 0xf152fbc1 │ │ │ │ - @ instruction: 0x9c18f9a7 │ │ │ │ + @ instruction: 0x9c18f94f │ │ │ │ @ instruction: 0xf6a42200 │ │ │ │ ldrmi r3, [r1], -r8, lsl #6 │ │ │ │ @ instruction: 0x46406218 │ │ │ │ @ instruction: 0xffaaf098 │ │ │ │ ldmdbeq r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - @ instruction: 0xf6a4f999 │ │ │ │ - blls 8fd468 <__read_chk@plt+0x898094> │ │ │ │ + @ instruction: 0xf6a4f941 │ │ │ │ + blls 8fd3f8 <__read_chk@plt+0x898024> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ - bcs b2010 <__read_chk@plt+0x4cc3c> │ │ │ │ + bcs b1fa0 <__read_chk@plt+0x4cbcc> │ │ │ │ strbhi pc, [r8, #-0] @ │ │ │ │ ldmvs r8, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ stmdavc r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ @ instruction: 0x4618879b │ │ │ │ eorvs r2, r0, r0, lsl #4 │ │ │ │ ldmdals sp, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xff86f098 │ │ │ │ ldmeq r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - blls 6ef5b0 <__read_chk@plt+0x68a1dc> │ │ │ │ + blls 6ef3e0 <__read_chk@plt+0x68a00c> │ │ │ │ @ instruction: 0xf6a39c1b │ │ │ │ - blls 8f9754 <__read_chk@plt+0x894380> │ │ │ │ + blls 8f96e4 <__read_chk@plt+0x894310> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 7523dc <__read_chk@plt+0x6ed008> │ │ │ │ + blls 75236c <__read_chk@plt+0x6ecf98> │ │ │ │ @ instruction: 0xb1206918 │ │ │ │ - blcs cf010 <__read_chk@plt+0x69c3c> │ │ │ │ + blcs cefa0 <__read_chk@plt+0x69bcc> │ │ │ │ ldrbhi pc, [ip, -r1, asr #32]! @ │ │ │ │ andcs r4, r0, #24, 12 @ 0x1800000 │ │ │ │ ldrmi r6, [r1], -r0, lsr #32 │ │ │ │ @ instruction: 0xf0989822 │ │ │ │ @ instruction: 0xf8dfff63 │ │ │ │ @ instruction: 0xf1a708b4 │ │ │ │ ldrbtmi r0, [r8], #-1044 @ 0xfffffbec │ │ │ │ - @ instruction: 0xf950f152 │ │ │ │ + @ instruction: 0xf8f8f152 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ - blls 9094d8 <__read_chk@plt+0x8a4104> │ │ │ │ + blls 909468 <__read_chk@plt+0x8a4094> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 752384 <__read_chk@plt+0x6ecfb0> │ │ │ │ + blls 752314 <__read_chk@plt+0x6ecf40> │ │ │ │ @ instruction: 0xf0986d18 │ │ │ │ tstplt r0, r9, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1526800 │ │ │ │ - eorvs pc, r0, r9, lsr r9 @ │ │ │ │ + eorvs pc, r0, r1, ror #17 │ │ │ │ @ instruction: 0xf0982006 │ │ │ │ tstplt r0, r1, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1526800 │ │ │ │ - @ instruction: 0x9c18f931 │ │ │ │ + ldcls 8, cr15, [r8], {217} @ 0xd9 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ msrvs CPSR_fxc, #164, 10 @ 0x29000000 │ │ │ │ stmdals r4!, {r3, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xff34f098 │ │ │ │ ldmdacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdaeq r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bls 98226c <__read_chk@plt+0x91ce98> │ │ │ │ + bls 9821fc <__read_chk@plt+0x91ce28> │ │ │ │ subsvs r4, sl, r8, ror r4 │ │ │ │ - @ instruction: 0xf91ef152 │ │ │ │ + @ instruction: 0xf8c6f152 │ │ │ │ @ instruction: 0xf6a49b21 │ │ │ │ ldmdavs sl, {r2, r7, r8, sp} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs cd4cc <__read_chk@plt+0x680f8> │ │ │ │ + bcs cd45c <__read_chk@plt+0x68088> │ │ │ │ ldrhi pc, [r7], #64 @ 0x40 │ │ │ │ - blls 73ece8 <__read_chk@plt+0x6d9914> │ │ │ │ + blls 73ec78 <__read_chk@plt+0x6d98a4> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldclvs 1, cr11, [r8, #-12] │ │ │ │ stc2 0, cr15, [r6], {152} @ 0x98 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf904f152 │ │ │ │ + @ instruction: 0xf8acf152 │ │ │ │ andcs r6, r2, r8, lsr r0 │ │ │ │ - blx 6d326 <__read_chk@plt+0x7f52> │ │ │ │ + blx 6d2b6 <__read_chk@plt+0x7ee2> │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf8fcf152 │ │ │ │ + @ instruction: 0xf8a4f152 │ │ │ │ andcs r9, r0, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xf6a44611 │ │ │ │ @ instruction: 0xf6a42384 │ │ │ │ andsvs r2, r8, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0xf0989823 │ │ │ │ @ instruction: 0xf8dffefd │ │ │ │ ldrbtmi r0, [r8], #-2036 @ 0xfffff80c │ │ │ │ - @ instruction: 0xf8ecf152 │ │ │ │ + @ instruction: 0xf894f152 │ │ │ │ eorvs r7, r0, r3, lsr #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 74d588 <__read_chk@plt+0x6e81b4> │ │ │ │ + blls 74d518 <__read_chk@plt+0x6e8144> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - bvs ff6d21e8 <__read_chk@plt+0xff66ce14> │ │ │ │ - blle 37b108 <__read_chk@plt+0x315d34> │ │ │ │ + bvs ff6d2178 <__read_chk@plt+0xff66cda4> │ │ │ │ + blle 37b098 <__read_chk@plt+0x315cc4> │ │ │ │ ldmdavs fp, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 8d2970 <__read_chk@plt+0x86d59c> │ │ │ │ + blls 8d2900 <__read_chk@plt+0x86d52c> │ │ │ │ @ instruction: 0xf11b1f1c │ │ │ │ @ instruction: 0xf152faed │ │ │ │ - ldrdvs pc, [r0], -r3 @ │ │ │ │ + eorvs pc, r0, fp, ror r8 @ │ │ │ │ @ instruction: 0xf11b201e │ │ │ │ @ instruction: 0xf152fae7 │ │ │ │ - ldcls 8, cr15, [r8], {205} @ 0xcd │ │ │ │ + ldcls 8, cr15, [r8], {117} @ 0x75 │ │ │ │ @ instruction: 0xf6a42200 │ │ │ │ @ instruction: 0x46112358 │ │ │ │ stmdals pc!, {r3, r4, r9, sp, lr} @ │ │ │ │ mrc2 0, 6, pc, cr0, cr8, {4} │ │ │ │ @ instruction: 0x079cf8df │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - @ instruction: 0xf6a4f8bf │ │ │ │ + @ instruction: 0xf6a4f867 │ │ │ │ ldmdbvc r3, {r2, r3, r5, r9, sp} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ - blvs 6d7dc4 <__read_chk@plt+0x6729f0> │ │ │ │ - blle 3bb160 <__read_chk@plt+0x355d8c> │ │ │ │ + blvs 6d7d54 <__read_chk@plt+0x672980> │ │ │ │ + blle 3bb0f0 <__read_chk@plt+0x355d1c> │ │ │ │ ldmdavs fp, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls b92904 <__read_chk@plt+0xb2d530> │ │ │ │ + blls b92894 <__read_chk@plt+0xb2d4c0> │ │ │ │ ldreq pc, [r8], #-419 @ 0xfffffe5d │ │ │ │ - blx ff0ed5e0 <__read_chk@plt+0xff08820c> │ │ │ │ - @ instruction: 0xf8a6f152 │ │ │ │ + blx ff0ed570 <__read_chk@plt+0xff08819c> │ │ │ │ + @ instruction: 0xf84ef152 │ │ │ │ andcs r6, r0, r0, lsr #32 │ │ │ │ - blx fef6d5ec <__read_chk@plt+0xfef08218> │ │ │ │ - @ instruction: 0xf8a0f152 │ │ │ │ + blx fef6d57c <__read_chk@plt+0xfef081a8> │ │ │ │ + @ instruction: 0xf848f152 │ │ │ │ andcs r9, r0, #24, 22 @ 0x6000 │ │ │ │ msrcs CPSR_fs, #170917888 @ 0xa300000 │ │ │ │ andsvs r4, r8, #17825792 @ 0x1100000 │ │ │ │ @ instruction: 0xf0989830 │ │ │ │ @ instruction: 0xf8dffea3 │ │ │ │ ldrbtmi r0, [r8], #-1864 @ 0xfffff8b8 │ │ │ │ - @ instruction: 0xf892f152 │ │ │ │ + @ instruction: 0xf83af152 │ │ │ │ stmdbls fp!, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf101681a │ │ │ │ stmdbvc fp, {r2, r3, r4, sl} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 7522a4 <__read_chk@plt+0x6eced0> │ │ │ │ + blls 752234 <__read_chk@plt+0x6ece60> │ │ │ │ @ instruction: 0xb1206998 │ │ │ │ - blcs cf1d4 <__read_chk@plt+0x69e00> │ │ │ │ + blcs cf164 <__read_chk@plt+0x69d90> │ │ │ │ ldrhi pc, [lr], r1, asr #32 │ │ │ │ eorvs r4, r0, r8, lsl r6 │ │ │ │ @ instruction: 0x0710f8df │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - blls baf3b0 <__read_chk@plt+0xb49fdc> │ │ │ │ + blls baf1e0 <__read_chk@plt+0xb49e0c> │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0x46186218 │ │ │ │ mrc2 0, 3, pc, cr10, cr8, {4} │ │ │ │ usateq pc, #28, pc, asr #17 @ │ │ │ │ @ instruction: 0xf1524478 │ │ │ │ - blls 6ef398 <__read_chk@plt+0x689fc4> │ │ │ │ + blls 6ef1c8 <__read_chk@plt+0x689df4> │ │ │ │ @ instruction: 0xf6a39c2d │ │ │ │ - blls 8f594c <__read_chk@plt+0x890578> │ │ │ │ + blls 8f58dc <__read_chk@plt+0x890508> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 75220c <__read_chk@plt+0x6ece38> │ │ │ │ + blls 75219c <__read_chk@plt+0x6ecdc8> │ │ │ │ @ instruction: 0xb1206a58 │ │ │ │ - blcs cf228 <__read_chk@plt+0x69e54> │ │ │ │ + blcs cf1b8 <__read_chk@plt+0x69de4> │ │ │ │ ldrbthi pc, [r8], -r1, asr #32 @ │ │ │ │ eorvs r4, r0, r8, lsl r6 │ │ │ │ @ instruction: 0x06c4f8df │ │ │ │ - @ instruction: 0xf1524478 │ │ │ │ - ldcls 8, cr15, [r8], {75} @ 0x4b │ │ │ │ + @ instruction: 0xf1514478 │ │ │ │ + ldcls 15, cr15, [r8], {243} @ 0xf3 │ │ │ │ @ instruction: 0xf6a42200 │ │ │ │ @ instruction: 0x461113d4 │ │ │ │ ldmdals r1!, {r3, r4, r9, sp, lr} │ │ │ │ mcr2 0, 2, pc, cr14, cr8, {4} @ │ │ │ │ ssateq pc, #13, pc, asr #17 @ │ │ │ │ - @ instruction: 0xf1524478 │ │ │ │ - @ instruction: 0xf6a4f83d │ │ │ │ - blls 8f58f0 <__read_chk@plt+0x89051c> │ │ │ │ + @ instruction: 0xf1514478 │ │ │ │ + @ instruction: 0xf6a4ffe5 │ │ │ │ + blls 8f5880 <__read_chk@plt+0x8904ac> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b1c │ │ │ │ - bcs b2298 <__read_chk@plt+0x4cec4> │ │ │ │ + bcs b2228 <__read_chk@plt+0x4ce54> │ │ │ │ bichi pc, r9, #0 │ │ │ │ ldmibvs r8, {r1, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ stmdavc r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ ldrmi r8, [r8], -pc, asr #12 │ │ │ │ @ instruction: 0xf8df6020 │ │ │ │ ldrbtmi r0, [r8], #-1652 @ 0xfffff98c │ │ │ │ - @ instruction: 0xf81ef152 │ │ │ │ + @ instruction: 0xffc6f151 │ │ │ │ andcs r9, r0, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0x13a8f6a4 │ │ │ │ andsvs r4, r8, #17825792 @ 0x1100000 │ │ │ │ @ instruction: 0xf0989832 │ │ │ │ @ instruction: 0xf8dffe21 │ │ │ │ ldrbtmi r0, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ - @ instruction: 0xf810f152 │ │ │ │ + @ instruction: 0xffb8f151 │ │ │ │ @ instruction: 0xf6a49b21 │ │ │ │ @ instruction: 0xf1a5117c │ │ │ │ ldmdavs sl, {r5, sl} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs cd6ec <__read_chk@plt+0x68318> │ │ │ │ + bcs cd67c <__read_chk@plt+0x682a8> │ │ │ │ @ instruction: 0x83aef000 │ │ │ │ - bvs 6d7f30 <__read_chk@plt+0x672b5c> │ │ │ │ + bvs 6d7ec0 <__read_chk@plt+0x672aec> │ │ │ │ stmdavc r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ ldrmi r8, [r8], -ip, lsr #12 │ │ │ │ @ instruction: 0xf8df6020 │ │ │ │ ldrbtmi r0, [r8], #-1572 @ 0xfffff9dc │ │ │ │ - @ instruction: 0xfff2f151 │ │ │ │ + @ instruction: 0xff9af151 │ │ │ │ andcs r9, r0, #24, 24 @ 0x1800 │ │ │ │ cmnpne ip, #164, 12 @ p-variant is OBSOLETE @ 0xa400000 │ │ │ │ andsvs r4, r8, #17825792 @ 0x1100000 │ │ │ │ @ instruction: 0xf0989834 │ │ │ │ @ instruction: 0xf8dffdf5 │ │ │ │ ldrbtmi r0, [r8], #-1548 @ 0xfffff9f4 │ │ │ │ - @ instruction: 0xffe4f151 │ │ │ │ + @ instruction: 0xff8cf151 │ │ │ │ @ instruction: 0xf5a49b21 │ │ │ │ ldmdavs sl, {r0, r2, r4, r8, sp, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs cd740 <__read_chk@plt+0x6836c> │ │ │ │ + bcs cd6d0 <__read_chk@plt+0x682fc> │ │ │ │ strthi pc, [r3], -r1, asr #32 │ │ │ │ - blls 73e72c <__read_chk@plt+0x6d9358> │ │ │ │ + blls 73e6bc <__read_chk@plt+0x6d92e8> │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ strhi pc, [r1, #-1] │ │ │ │ - blcs cf334 <__read_chk@plt+0x69f60> │ │ │ │ + blcs cf2c4 <__read_chk@plt+0x69ef0> │ │ │ │ ldrbhi pc, [sl, #65]! @ 0x41 @ │ │ │ │ ldmdals r3!, {r9, sp} │ │ │ │ eorvs r4, lr, r1, lsl r6 │ │ │ │ ldc2l 0, cr15, [r2, #608] @ 0x260 │ │ │ │ strbne pc, [r8, #2271] @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @ instruction: 0xf7b345c4 │ │ │ │ - @ instruction: 0xf151ebb2 │ │ │ │ - blls 6f123c <__read_chk@plt+0x68be68> │ │ │ │ + @ instruction: 0xf151ebea │ │ │ │ + blls 6f106c <__read_chk@plt+0x68bc98> │ │ │ │ tstcs r0, ip, ror r4 │ │ │ │ eorne pc, r4, #170917888 @ 0xa300000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ andeq pc, r8, r4, lsl #2 │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ andscs r7, sp, #-1073741820 @ 0xc0000004 │ │ │ │ - stmda r4!, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blvs 1797fdc <__read_chk@plt+0x1732c08> │ │ │ │ + ldm ip, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blvs 1797f6c <__read_chk@plt+0x1732b98> │ │ │ │ movwcs fp, #4363 @ 0x110b │ │ │ │ - blls 74dc08 <__read_chk@plt+0x6e8834> │ │ │ │ + blls 74db98 <__read_chk@plt+0x6e87c4> │ │ │ │ teqlt r3, fp @ │ │ │ │ strcs pc, [r8, #2271] @ 0x8df │ │ │ │ - bvc 582570 <__read_chk@plt+0x51d19c> │ │ │ │ + bvc 582500 <__read_chk@plt+0x51d12c> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ - blls 74dbdc <__read_chk@plt+0x6e8808> │ │ │ │ + blls 74db6c <__read_chk@plt+0x6e8798> │ │ │ │ teqlt r3, fp @ │ │ │ │ ldrbcs pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ - bvc 582584 <__read_chk@plt+0x51d1b0> │ │ │ │ + bvc 582514 <__read_chk@plt+0x51d140> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ - blls 74dbf0 <__read_chk@plt+0x6e881c> │ │ │ │ + blls 74db80 <__read_chk@plt+0x6e87ac> │ │ │ │ teqlt r3, fp, lsl ip │ │ │ │ strbcs pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ - bvc 582598 <__read_chk@plt+0x51d1c4> │ │ │ │ + bvc 582528 <__read_chk@plt+0x51d154> │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ - blls 74dc04 <__read_chk@plt+0x6e8830> │ │ │ │ + blls 74db94 <__read_chk@plt+0x6e87c0> │ │ │ │ teqlt r3, fp, asr ip │ │ │ │ ldrbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ - bvc 5825ac <__read_chk@plt+0x51d1d8> │ │ │ │ + bvc 58253c <__read_chk@plt+0x51d168> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ - blls 74dc18 <__read_chk@plt+0x6e8844> │ │ │ │ + blls 74dba8 <__read_chk@plt+0x6e87d4> │ │ │ │ teqlt r3, fp @ │ │ │ │ strbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ - bvc 5825c0 <__read_chk@plt+0x51d1ec> │ │ │ │ + bvc 582550 <__read_chk@plt+0x51d17c> │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ - blls 74dc2c <__read_chk@plt+0x6e8858> │ │ │ │ + blls 74dbbc <__read_chk@plt+0x6e87e8> │ │ │ │ teqlt r3, fp @ │ │ │ │ ldrcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ - bvc 5825d4 <__read_chk@plt+0x51d200> │ │ │ │ + bvc 582564 <__read_chk@plt+0x51d190> │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ @ instruction: 0xf8df7213 │ │ │ │ @ instruction: 0xf50d3530 │ │ │ │ @ instruction: 0xf8df5ae6 │ │ │ │ @ instruction: 0xf10a052c │ │ │ │ ldrbtmi r0, [r8], #-2568 @ 0xfffff5f8 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf12f932e │ │ │ │ - blls a70c88 <__read_chk@plt+0xa0b8b4> │ │ │ │ - blcc 7c2c30 <__read_chk@plt+0x75d85c> │ │ │ │ + blls a70c18 <__read_chk@plt+0xa0b844> │ │ │ │ + blcc 7c2bc0 <__read_chk@plt+0x75d7ec> │ │ │ │ @ instruction: 0x46189319 │ │ │ │ stc2 7, cr15, [r6, #880]! @ 0x370 │ │ │ │ @ instruction: 0xf8df9f18 │ │ │ │ andcs r1, r5, #8, 10 @ 0x2000000 │ │ │ │ ldrbcc pc, [ip, #1703] @ 0x6a7 @ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7b3682c │ │ │ │ - stmdavs fp!, {r2, r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ - bls bb8800 <__read_chk@plt+0xb5342c> │ │ │ │ + stmdavs fp!, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + bls bb8790 <__read_chk@plt+0xb533bc> │ │ │ │ andlt r6, r9, #96, 4 │ │ │ │ @ instruction: 0x4634611a │ │ │ │ strbtcs pc, [r8], #2271 @ 0x8df @ │ │ │ │ adcpl pc, r1, sp, lsl #10 │ │ │ │ andcc r8, r8, r9, asr r1 │ │ │ │ vand d25, d1, d15 │ │ │ │ @ instruction: 0xf8df0101 │ │ │ │ @@ -77857,130 +77829,130 @@ │ │ │ │ bicsvs r2, sl, r2 │ │ │ │ eorls r4, r0, #2113929216 @ 0x7e000000 │ │ │ │ ldrbcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0xf6a7621a │ │ │ │ ldrls r3, [r8, -ip, lsl #5] │ │ │ │ strbvc pc, [r4], #2271 @ 0x8df @ │ │ │ │ - ldrbtmi r6, [pc], #-2066 @ b147c <__read_chk@plt+0x4c0a8> │ │ │ │ + ldrbtmi r6, [pc], #-2066 @ b140c <__read_chk@plt+0x4c038> │ │ │ │ orrsvs r9, pc, fp, lsl r4 @ │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ ldrtmi r4, [r2], -r0, lsl #4 │ │ │ │ @ instruction: 0xf12f4604 │ │ │ │ stmdavs fp!, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrls r4, [ip], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0x93272400 │ │ │ │ strbmi pc, [r0, -sl, lsl #17]! @ │ │ │ │ - @ instruction: 0xff12f151 │ │ │ │ - blls a8b548 <__read_chk@plt+0xa26174> │ │ │ │ + mrc2 1, 5, pc, cr10, cr1, {2} │ │ │ │ + blls a8b4d8 <__read_chk@plt+0xa26104> │ │ │ │ andsvs r9, r8, r7, lsr #2 │ │ │ │ ldmdals lr, {r0, r3, r6, r7, r9, sp, lr} │ │ │ │ - blx 1fef41c <__read_chk@plt+0x1f8a048> │ │ │ │ + blx 1fef3ac <__read_chk@plt+0x1f89fd8> │ │ │ │ stmdavs fp!, {r0, r1, r2, r5, r8, fp, ip, pc} │ │ │ │ subvs r9, r8, r6, lsr r3 │ │ │ │ @ instruction: 0xf7dc9819 │ │ │ │ @ instruction: 0xf8dffd57 │ │ │ │ stmdavs fp!, {r7, sl, ip} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0x93274620 │ │ │ │ - b ffc6f39c <__read_chk@plt+0xffc09fc8> │ │ │ │ - bls 8d8170 <__read_chk@plt+0x872d9c> │ │ │ │ + bl a6f32c <__read_chk@plt+0xa09f58> │ │ │ │ + bls 8d8100 <__read_chk@plt+0x872d2c> │ │ │ │ subsvs r9, r8, #507904 @ 0x7c000 │ │ │ │ bicsvs r6, sl, fp, lsr #16 │ │ │ │ strbtcs pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ andsls pc, r0, r3, asr #17 │ │ │ │ vand q12, , │ │ │ │ @ instruction: 0xf8dd0101 │ │ │ │ @ instruction: 0xf85b9070 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r4, pc, r8, asr #12 │ │ │ │ - bls 79815c <__read_chk@plt+0x732d88> │ │ │ │ + bls 7980ec <__read_chk@plt+0x732d18> │ │ │ │ teqpvs r6, #683671552 @ p-variant is OBSOLETE @ 0x28c00000 │ │ │ │ ldmdavs fp, {r9, ip, pc} │ │ │ │ ldrmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf12f4632 │ │ │ │ strbmi pc, [r8], -r3, lsr #31 @ │ │ │ │ rsbsls pc, r0, sp, asr #17 │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ strbmi pc, [r0, -sl, lsl #17]! @ │ │ │ │ - mrc2 1, 6, pc, cr2, cr1, {2} │ │ │ │ + mrc2 1, 3, pc, cr10, cr1, {2} │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ @ instruction: 0x4649981e │ │ │ │ eorls pc, ip, r9, asr #17 │ │ │ │ - blx f6f4a0 <__read_chk@plt+0xf0a0cc> │ │ │ │ + blx f6f430 <__read_chk@plt+0xf0a05c> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf7dc9819 │ │ │ │ @ instruction: 0xf8dffd17 │ │ │ │ andcs r1, r5, #8, 8 @ 0x8000000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ - b fec6f41c <__read_chk@plt+0xfec0a048> │ │ │ │ - bls 8cb600 <__read_chk@plt+0x86622c> │ │ │ │ + b ffa6f3ac <__read_chk@plt+0xffa09fd8> │ │ │ │ + bls 8cb590 <__read_chk@plt+0x8661bc> │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ - bmi fffc9cc4 <__read_chk@plt+0xfff648f0> │ │ │ │ + bmi fffc9c54 <__read_chk@plt+0xfff64880> │ │ │ │ @ instruction: 0xf8c3991f │ │ │ │ cmphi r9, r0, lsl r0 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldrsbtls pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0x4648621a │ │ │ │ - blls 6c9bf4 <__read_chk@plt+0x664820> │ │ │ │ + blls 6c9b84 <__read_chk@plt+0x6647b0> │ │ │ │ @ instruction: 0xf6a39a1b │ │ │ │ andls r3, r0, #8, 6 @ 0x20000000 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @ instruction: 0x46324613 │ │ │ │ @ instruction: 0xff64f12f │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf88a4648 │ │ │ │ @ instruction: 0xf1514760 │ │ │ │ - @ instruction: 0xf8c8fe95 │ │ │ │ + @ instruction: 0xf8c8fe3d │ │ │ │ @ instruction: 0xf8d50000 │ │ │ │ ldmdals lr, {pc} │ │ │ │ @ instruction: 0xf8c84641 │ │ │ │ @ instruction: 0xf7db802c │ │ │ │ stmdavs sl!, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ - bvs fe59761c <__read_chk@plt+0xfe532248> │ │ │ │ + bvs fe5975ac <__read_chk@plt+0xfe5321d8> │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ @ instruction: 0xf7dc6293 │ │ │ │ stmibmi r3!, {r0, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7b38000 │ │ │ │ - stmdavs fp!, {r1, r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r2, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c89a20 │ │ │ │ bicsvs r0, sl, r4, lsr #32 │ │ │ │ ldmdals sp, {r0, r2, r3, r4, r6, r7, r9, fp, lr} │ │ │ │ tstvs r8, pc, lsl r9 │ │ │ │ cmphi r9, r8, asr #12 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ orrsvs r6, pc, sl, lsl r2 @ │ │ │ │ - bls 798258 <__read_chk@plt+0x732e84> │ │ │ │ + bls 7981e8 <__read_chk@plt+0x732e14> │ │ │ │ teqpcc r4, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ ldmdavs fp, {r9, ip, pc} │ │ │ │ ldrmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf12f4632 │ │ │ │ @ instruction: 0xf8d5ff25 │ │ │ │ strbmi r8, [r8], -r0 │ │ │ │ strbmi pc, [r0, -sl, lsl #17]! @ │ │ │ │ - mrc2 1, 2, pc, cr6, cr1, {2} │ │ │ │ + ldc2l 1, cr15, [lr, #324]! @ 0x144 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0x4641981e │ │ │ │ eorhi pc, ip, r8, asr #17 │ │ │ │ @ instruction: 0xf9bef7db │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf7dc9819 │ │ │ │ stmibmi r8, {r0, r1, r3, r4, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ @ instruction: 0xf7b38000 │ │ │ │ - stmdavs fp!, {r2, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4632991f │ │ │ │ eoreq pc, r4, r8, asr #17 │ │ │ │ cmphi r9, r8, asr #12 │ │ │ │ bicsvs r9, r9, r0, lsr #18 │ │ │ │ @ instruction: 0x9e2249c0 │ │ │ │ @ instruction: 0xf85b611e │ │ │ │ orrsvs r1, pc, r1 │ │ │ │ @@ -77989,43 +77961,43 @@ │ │ │ │ ldrdls r2, [r0, -ip] │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf12f0101 │ │ │ │ stmdavs lr!, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88a4648 │ │ │ │ @ instruction: 0xf1514760 │ │ │ │ - eorsvs pc, r0, sp, lsl lr @ │ │ │ │ + eorsvs pc, r0, r5, asr #27 │ │ │ │ ldmdals lr, {r1, r2, r3, r5, fp, sp, lr} │ │ │ │ rscsvs r4, r6, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf988f7db │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0x46406070 │ │ │ │ stc2l 7, cr15, [r4], #-880 @ 0xfffffc90 │ │ │ │ strbmi r6, [r0], -sl, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ mrrc2 7, 13, pc, ip, cr12 @ │ │ │ │ - bls a0b764 <__read_chk@plt+0x9a6390> │ │ │ │ + bls a0b6f4 <__read_chk@plt+0x9a6320> │ │ │ │ tstvs sl, r8, asr #12 │ │ │ │ @ instruction: 0xf85b4aa8 │ │ │ │ stmib r3, {r1, sp}^ │ │ │ │ andsvs r4, ip, #1610612736 @ 0x60000000 │ │ │ │ msrne CPSR_s, #175112192 @ 0xa700000 │ │ │ │ andcs r9, r1, #-805306367 @ 0xd0000001 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, sl, sp} │ │ │ │ - blmi fe9962dc <__read_chk@plt+0xfe930f08> │ │ │ │ + blmi fe99626c <__read_chk@plt+0xfe930e98> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7b34619 │ │ │ │ - stmdavs lr!, {r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs lr!, {r4, r5, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf88a4648 │ │ │ │ @ instruction: 0xf1514760 │ │ │ │ - strbmi pc, [r1], r9, ror #27 @ │ │ │ │ + @ instruction: 0x46c1fd91 │ │ │ │ @ instruction: 0x46406030 │ │ │ │ - bvs fed8b7b4 <__read_chk@plt+0xfed263e0> │ │ │ │ + bvs fed8b744 <__read_chk@plt+0xfed26370> │ │ │ │ vst1.64 {d22-d25}, [r3 :256], r6 │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ ldc2 7, cr15, [r0], #-880 @ 0xfffffc90 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ ldmmi r5, {r1, r5, r9, sl, ip, pc} │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ @@ -78034,354 +78006,354 @@ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ ldrbtmi r9, [lr], #-2589 @ 0xfffff5e3 │ │ │ │ strcs lr, [r7], #-2504 @ 0xfffff638 │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ andsvs pc, r8, r8, asr #17 │ │ │ │ andsmi pc, r0, r8, asr #17 │ │ │ │ andvc pc, sl, r8, lsr #17 │ │ │ │ - stc2l 1, cr15, [r2, #324] @ 0x144 │ │ │ │ + stc2l 1, cr15, [sl, #-324]! @ 0xfffffebc │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf7dc4648 │ │ │ │ stmdavs sp!, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls 803970 <__read_chk@plt+0x79e59c> │ │ │ │ + bls 803900 <__read_chk@plt+0x79e52c> │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cdpls 1, 2, cr6, cr2, cr14, {5} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ strtmi r6, [r6], -lr, ror #5 │ │ │ │ @ instruction: 0x612c816f │ │ │ │ strcs lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf15162ab │ │ │ │ - rsbvs pc, r8, fp, lsr #27 │ │ │ │ + rsbvs pc, r8, r3, asr sp @ │ │ │ │ ldrbtmi r4, [sp], #-3456 @ 0xfffff280 │ │ │ │ eoreq pc, r4, r5, asr r8 @ │ │ │ │ @ instruction: 0xf12f3403 │ │ │ │ addmi pc, r6, #26368 @ 0x6700 │ │ │ │ @ instruction: 0x4606bfb8 │ │ │ │ mvnsle r2, r5, lsl ip │ │ │ │ cdpcs 13, 6, cr6, cr4, cr8, {1} │ │ │ │ svclt 0x00a8497a │ │ │ │ stclne 6, cr2, [r2, #400] @ 0x190 │ │ │ │ - b 54c644 <__read_chk@plt+0x4e7270> │ │ │ │ + b 54c5d4 <__read_chk@plt+0x4e7200> │ │ │ │ svclt 0x00380220 │ │ │ │ ldrbtmi r4, [r9], #-1538 @ 0xfffff9fe │ │ │ │ andeq pc, r7, r0 │ │ │ │ - bl 117044 <__read_chk@plt+0xb1c70> │ │ │ │ - bvc 5b2334 <__read_chk@plt+0x54cf60> │ │ │ │ - b 538f18 <__read_chk@plt+0x4d3b44> │ │ │ │ + bl 116fd4 <__read_chk@plt+0xb1c00> │ │ │ │ + bvc 5b22c4 <__read_chk@plt+0x54cef0> │ │ │ │ + b 538ea8 <__read_chk@plt+0x4d3ad4> │ │ │ │ svclt 0x00380223 │ │ │ │ @ instruction: 0xf003461a │ │ │ │ - bl f23d8 <__read_chk@plt+0x8d004> │ │ │ │ + bl f2368 <__read_chk@plt+0x8cf94> │ │ │ │ smlattmi r4, r2, r2, r0 │ │ │ │ - bvc 633754 <__read_chk@plt+0x5ce380> │ │ │ │ + bvc 6336e4 <__read_chk@plt+0x5ce310> │ │ │ │ @ instruction: 0xf003fa46 │ │ │ │ andeq pc, r1, r0 │ │ │ │ adcshi pc, sl, r1, asr #2 │ │ │ │ stclne 12, cr6, [r5, #432]! @ 0x1b0 │ │ │ │ streq lr, [r4, #-2581]! @ 0xfffff5eb │ │ │ │ qasxmi fp, r5, r8 │ │ │ │ streq pc, [r7], #-4 │ │ │ │ strtmi r1, [r9], #-237 @ 0xffffff13 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ - bvc 391cf4 <__read_chk@plt+0x32c920> │ │ │ │ + bvc 391c84 <__read_chk@plt+0x32c8b0> │ │ │ │ vpmax.s8 , q2, │ │ │ │ strble r0, [ip, #-2007] @ 0xfffff829 │ │ │ │ tstcs r1, r1, ror #20 │ │ │ │ adcmi r4, r1, sl, ror r4 │ │ │ │ - b 9828a8 <__read_chk@plt+0x91d4d4> │ │ │ │ + b 982838 <__read_chk@plt+0x91d464> │ │ │ │ andsvc r0, r3, #67108864 @ 0x4000000 │ │ │ │ andcs r4, r5, #1540096 @ 0x178000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb lr, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r6, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf830f052 │ │ │ │ ldmdbmi sl, {r0, r3, r4, r6, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ vldrne d22, [sl, #524] @ 0x20c │ │ │ │ eoreq lr, r3, #73728 @ 0x12000 │ │ │ │ sasxmi fp, sl, r8 │ │ │ │ movweq pc, #28675 @ 0x7003 @ │ │ │ │ rsceq lr, r2, #1024 @ 0x400 │ │ │ │ - blx 1150084 <__read_chk@plt+0x10eacb0> │ │ │ │ + blx 1150014 <__read_chk@plt+0x10eac40> │ │ │ │ ldrbeq pc, [sp, r3, lsl #6] @ │ │ │ │ cmnphi r7, #1073741840 @ p-variant is OBSOLETE @ 0x40000010 │ │ │ │ - bmi 154458c <__read_chk@plt+0x14df1b8> │ │ │ │ + bmi 154451c <__read_chk@plt+0x14df148> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ ldclne 13, cr6, [r9, #108] @ 0x6c │ │ │ │ @ instruction: 0x0123ea11 │ │ │ │ sasxmi fp, r9, r8 │ │ │ │ movweq pc, #28675 @ 0x7003 @ │ │ │ │ rsceq lr, r1, #2048 @ 0x800 │ │ │ │ - blx 11100a8 <__read_chk@plt+0x10aacd4> │ │ │ │ + blx 1110038 <__read_chk@plt+0x10aac64> │ │ │ │ strbeq pc, [r4, r3] @ │ │ │ │ andcs sp, r1, r1, lsl r5 │ │ │ │ vpmax.u8 d15, d3, d0 │ │ │ │ - b 8f9874 <__read_chk@plt+0x8944a0> │ │ │ │ + b 8f9804 <__read_chk@plt+0x894430> │ │ │ │ andsvc r0, r1, #-1073741824 @ 0xc0000000 │ │ │ │ andcs r4, r5, #1146880 @ 0x118000 │ │ │ │ @ instruction: 0xf7b34479 │ │ │ │ - andcs lr, r3, #360448 @ 0x58000 │ │ │ │ + andcs lr, r3, #1277952 @ 0x138000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0512004 │ │ │ │ - blmi 117186c <__read_chk@plt+0x110c498> │ │ │ │ + blmi 11717fc <__read_chk@plt+0x110c428> │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ ldrtmi r8, [sp], -r8, lsl #2 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ ldrbtmi r9, [r8], #2840 @ 0xb18 │ │ │ │ ldrbcc pc, [ip], #1699 @ 0x6a3 @ │ │ │ │ svclt 0x0000e07c │ │ │ │ - eorseq sp, r6, lr, ror #22 │ │ │ │ - eorseq sp, r6, r0, ror #22 │ │ │ │ + ldrsbteq sp, [r6], -lr │ │ │ │ + ldrsbteq sp, [r6], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mulseq sl, r0, sp │ │ │ │ + andseq r8, sl, r4, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r8, sl, r6, asr #26 │ │ │ │ - andseq r5, sl, sl, lsl #10 │ │ │ │ - andseq r9, sl, r0, asr r0 │ │ │ │ - eoreq r3, r3, ip, lsr #17 │ │ │ │ - @ instruction: 0x001a8fb2 │ │ │ │ - eorseq ip, ip, r4, lsl #9 │ │ │ │ - @ instruction: 0x001a8bb0 │ │ │ │ - andseq r8, sl, r6, asr fp │ │ │ │ - andseq r8, sl, r4, lsl #29 │ │ │ │ - andseq r8, sl, sl, lsl lr │ │ │ │ - eoreq r2, sp, r8, ror #18 │ │ │ │ - andseq r8, sl, ip, asr sl │ │ │ │ - andseq sp, r9, r8, asr #2 │ │ │ │ - andseq r8, sl, r4, lsl sl │ │ │ │ - ldrsbeq sp, [r9], -lr │ │ │ │ - andseq r8, sl, lr, asr #19 │ │ │ │ - andseq sp, r9, sl, lsl #1 │ │ │ │ - andseq r8, sl, sl, lsl #19 │ │ │ │ - andseq r8, sl, r8, ror #24 │ │ │ │ + andseq r8, sl, sl, asr ip │ │ │ │ + andseq r5, sl, lr, lsl r4 │ │ │ │ + andseq r8, sl, r4, ror #30 │ │ │ │ + eoreq r3, r3, r0, asr #15 │ │ │ │ + andseq r8, sl, r6, asr #29 │ │ │ │ + ldrshteq ip, [ip], -r4 │ │ │ │ + andseq r8, sl, r4, asr #21 │ │ │ │ + andseq r8, sl, sl, ror #20 │ │ │ │ + mulseq sl, r8, sp │ │ │ │ + andseq r8, sl, lr, lsr #26 │ │ │ │ + eoreq r2, sp, ip, ror r8 │ │ │ │ + andseq r8, sl, r0, ror r9 │ │ │ │ + mulseq r9, r0, r0 │ │ │ │ + andseq r8, sl, r8, lsr #18 │ │ │ │ + andseq sp, r9, r6, lsr #32 │ │ │ │ + andseq r8, sl, r2, ror #17 │ │ │ │ + @ instruction: 0x0019cfd2 │ │ │ │ + mulseq sl, lr, r8 │ │ │ │ + andseq r8, sl, ip, ror fp │ │ │ │ + eorseq ip, ip, r0, lsr #4 │ │ │ │ + eorseq ip, ip, ip, ror #3 │ │ │ │ + ldrsbteq ip, [ip], -r8 │ │ │ │ + eorseq ip, ip, r4, asr #3 │ │ │ │ ldrhteq ip, [ip], -r0 │ │ │ │ - eorseq ip, ip, ip, ror r1 │ │ │ │ - eorseq ip, ip, r8, ror #2 │ │ │ │ - eorseq ip, ip, r4, asr r1 │ │ │ │ - eorseq ip, ip, r0, asr #2 │ │ │ │ - eorseq ip, ip, ip, lsr #2 │ │ │ │ - eorseq ip, ip, r8, lsl r1 │ │ │ │ + mlaseq ip, ip, r1, ip │ │ │ │ + eorseq ip, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq r8, sl, lr, ror r8 │ │ │ │ - andseq r8, sl, sl, ror #16 │ │ │ │ + mulseq sl, r2, r7 │ │ │ │ + andseq r8, sl, lr, ror r7 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - andseq r8, sl, r0, asr r8 │ │ │ │ + andseq r8, sl, r4, ror #14 │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ @ instruction: 0xffffe4c7 │ │ │ │ - @ instruction: 0x001a87f6 │ │ │ │ + andseq r8, sl, sl, lsl #14 │ │ │ │ andeq r1, r0, r8, asr #8 │ │ │ │ - mulseq sl, r2, r7 │ │ │ │ + andseq r8, sl, r6, lsr #13 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - andseq r8, sl, r8, lsr #14 │ │ │ │ + andseq r8, sl, ip, lsr r6 │ │ │ │ andeq r0, r0, r0, ror #29 │ │ │ │ - andseq r8, sl, ip, asr #13 │ │ │ │ + andseq r8, sl, r0, ror #11 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ andeq r1, r0, ip │ │ │ │ - andseq r8, sl, ip, asr #12 │ │ │ │ - andseq r8, sl, r0, lsl r6 │ │ │ │ + andseq r8, sl, r0, ror #10 │ │ │ │ + andseq r8, sl, r4, lsr #10 │ │ │ │ andeq r2, r0, r3, lsr #31 │ │ │ │ - andseq r1, sl, sl, lsl #7 │ │ │ │ - mlaseq r9, sl, r4, r1 │ │ │ │ - eorseq fp, ip, r2, ror #26 │ │ │ │ - eorseq fp, ip, r8, lsl #26 │ │ │ │ - andseq r8, sl, r6, lsr r5 │ │ │ │ - eorseq r1, r9, ip, ror #7 │ │ │ │ - ldrsbteq fp, [ip], -lr │ │ │ │ - eorseq r1, r9, r4, asr #7 │ │ │ │ - ldrhteq fp, [ip], -r6 │ │ │ │ - @ instruction: 0x001a84f0 │ │ │ │ - andseq r8, sl, r0, lsl #10 │ │ │ │ - eorseq r1, r9, lr, ror #6 │ │ │ │ + mulseq sl, lr, r2 │ │ │ │ + eorseq r1, r9, sl, lsl #10 │ │ │ │ + ldrsbteq fp, [ip], -r2 │ │ │ │ + eorseq fp, ip, r8, ror sp │ │ │ │ + andseq r8, sl, sl, asr #8 │ │ │ │ + eorseq r1, r9, ip, asr r4 │ │ │ │ + eorseq fp, ip, lr, asr #26 │ │ │ │ + eorseq r1, r9, r4, lsr r4 │ │ │ │ + eorseq fp, ip, r6, lsr #26 │ │ │ │ + andseq r8, sl, r4, lsl #8 │ │ │ │ + andseq r8, sl, r4, lsl r4 │ │ │ │ + ldrsbteq r1, [r9], -lr │ │ │ │ @ instruction: 0xf7dc9819 │ │ │ │ stmdavs r6!, {r0, r1, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r5, #37888 @ 0x9400 │ │ │ │ andcs r9, r0, r8, lsr #18 │ │ │ │ @ instruction: 0xf7b36133 │ │ │ │ - mrcne 8, 3, lr, cr10, cr12, {3} │ │ │ │ + mrcne 8, 3, lr, cr10, cr4, {5} │ │ │ │ rsbsvs r6, r0, #2293760 @ 0x230000 │ │ │ │ vpmax.s8 d2, d1, d5 │ │ │ │ ldm pc, {r0, r2, r3, r5, r6, r7, r9, pc}^ @ │ │ │ │ @ instruction: 0x01baf012 │ │ │ │ biceq r0, sl, r8, lsr #1 │ │ │ │ biceq r0, r2, r6, asr #3 │ │ │ │ @ instruction: 0x371801be │ │ │ │ - bllt 1aaf9d4 <__read_chk@plt+0x1a4a600> │ │ │ │ + bllt 1aaf964 <__read_chk@plt+0x1a4a590> │ │ │ │ @ instruction: 0xf1039b2a │ │ │ │ @ instruction: 0xf7ff0410 │ │ │ │ @ instruction: 0xf1a7ba6c │ │ │ │ @ instruction: 0xf7ff041c │ │ │ │ - blls 7a069c <__read_chk@plt+0x73b2c8> │ │ │ │ + blls 7a062c <__read_chk@plt+0x73b258> │ │ │ │ streq pc, [r8], #-419 @ 0xfffffe5d │ │ │ │ ldmdbvs r8, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffab03 │ │ │ │ @ instruction: 0xf1a3bb06 │ │ │ │ - blls 732a54 <__read_chk@plt+0x6cd680> │ │ │ │ + blls 7329e4 <__read_chk@plt+0x6cd610> │ │ │ │ stmdacs r0, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ ldcge 4, cr15, [r3], #-508 @ 0xfffffe04 │ │ │ │ - blls c2aae8 <__read_chk@plt+0xbc5714> │ │ │ │ + blls c2aa78 <__read_chk@plt+0xbc56a4> │ │ │ │ streq pc, [r8], #-259 @ 0xfffffefd │ │ │ │ - bvs 16d8680 <__read_chk@plt+0x16732ac> │ │ │ │ + bvs 16d8610 <__read_chk@plt+0x167323c> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ str sl, [r0], #-3069 @ 0xfffff403 │ │ │ │ @ instruction: 0xf1a59b1a │ │ │ │ - bvs 6b2ac8 <__read_chk@plt+0x64d6f4> │ │ │ │ + bvs 6b2a58 <__read_chk@plt+0x64d684> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrb sl, [r1], #-3150 @ 0xfffff3b2 │ │ │ │ @ instruction: 0xf1039b2b │ │ │ │ - blls 732a88 <__read_chk@plt+0x6cd6b4> │ │ │ │ + blls 732a18 <__read_chk@plt+0x6cd644> │ │ │ │ stmdacs r0, {r3, r4, r7, r8, fp, sp, lr} │ │ │ │ - blge ff16ec3c <__read_chk@plt+0xff109868> │ │ │ │ - bllt ff22fa40 <__read_chk@plt+0xff1ca66c> │ │ │ │ + blge ff16ebcc <__read_chk@plt+0xff1097f8> │ │ │ │ + bllt ff22f9d0 <__read_chk@plt+0xff1ca5fc> │ │ │ │ strteq pc, [r0], #-419 @ 0xfffffe5d │ │ │ │ ldmvs r8, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf7ffaab4 │ │ │ │ @ instruction: 0xf1a3bab7 │ │ │ │ - blls 732a8c <__read_chk@plt+0x6cd6b8> │ │ │ │ + blls 732a1c <__read_chk@plt+0x6cd648> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 75c3bc <__read_chk@plt+0x6f6fe8> │ │ │ │ + blls 75c34c <__read_chk@plt+0x6f6f78> │ │ │ │ eorvs r4, r3, r8, asr #12 │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ @ instruction: 0xf098469a │ │ │ │ @ instruction: 0xf8dffa35 │ │ │ │ ldrbtmi r0, [r8], #-1196 @ 0xfffffb54 │ │ │ │ - stc2 1, cr15, [r4], #-324 @ 0xfffffebc │ │ │ │ + blx ff3edf52 <__read_chk@plt+0xff388b7e> │ │ │ │ @ instruction: 0xf6a29a18 │ │ │ │ stmdbvc r3!, {r3, sl, ip, sp} │ │ │ │ vhadd.s8 d22, d0, d16 │ │ │ │ @ instruction: 0xf0231085 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ @ instruction: 0x7123030a │ │ │ │ mcr2 1, 1, pc, cr14, cr10, {0} @ │ │ │ │ - ldc2 1, cr15, [r4], {81} @ 0x51 │ │ │ │ + blx fefedf72 <__read_chk@plt+0xfef88b9e> │ │ │ │ @ instruction: 0x46514652 │ │ │ │ strbmi r6, [r0], -r0, lsr #4 │ │ │ │ - blx 76dd08 <__read_chk@plt+0x708934> │ │ │ │ + blx 76dc98 <__read_chk@plt+0x7088c4> │ │ │ │ ldrbteq pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf1514478 │ │ │ │ - bls 6f0ad8 <__read_chk@plt+0x68b704> │ │ │ │ + bls 6f0908 <__read_chk@plt+0x68b534> │ │ │ │ @ instruction: 0xf6a29b21 │ │ │ │ ldmdavs sl, {r2, r4, r5, r8, ip, sp} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 70def8 <__read_chk@plt+0x6a8b24> │ │ │ │ + blls 70de88 <__read_chk@plt+0x6a8ab4> │ │ │ │ @ instruction: 0xf0412a00 │ │ │ │ - blcc 8d1ff4 <__read_chk@plt+0x86cc20> │ │ │ │ + blcc 8d1f84 <__read_chk@plt+0x86cbb0> │ │ │ │ stmdblt r6, {r0, ip, sp, lr, pc}^ │ │ │ │ ldrmi r9, [r1], -ip, lsr #16 │ │ │ │ @ instruction: 0xf0986022 │ │ │ │ @ instruction: 0xf8dff9fd │ │ │ │ ldrbtmi r0, [r8], #-1092 @ 0xfffffbbc │ │ │ │ - blx ffbee032 <__read_chk@plt+0xffb88c5e> │ │ │ │ + blx fe5edfc2 <__read_chk@plt+0xfe588bee> │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ - blls 909fcc <__read_chk@plt+0x8a4bf8> │ │ │ │ + blls 909f5c <__read_chk@plt+0x8a4b88> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ svcne 0x001c9b1f │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf1a3aa00 │ │ │ │ @ instruction: 0xf7ff040c │ │ │ │ @ instruction: 0xf8dfb9fc │ │ │ │ @ instruction: 0xf85b2414 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ - bls 7fb354 <__read_chk@plt+0x795f80> │ │ │ │ - bls 94a290 <__read_chk@plt+0x8e4ebc> │ │ │ │ + bls 7fb2e4 <__read_chk@plt+0x795f10> │ │ │ │ + bls 94a220 <__read_chk@plt+0x8e4e4c> │ │ │ │ @ instruction: 0xf8df62da │ │ │ │ @ instruction: 0xf8d80404 │ │ │ │ ldrbtmi r2, [r8], #-8 │ │ │ │ @ instruction: 0x619849ff │ │ │ │ - b 4b927c <__read_chk@plt+0x453ea8> │ │ │ │ + b 4b920c <__read_chk@plt+0x453e38> │ │ │ │ svclt 0x00380022 │ │ │ │ ldrbtmi r4, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf002615f │ │ │ │ - bl f2368 <__read_chk@plt+0x8cf94> │ │ │ │ + bl f22f8 <__read_chk@plt+0x8cf24> │ │ │ │ cmphi lr, r0, ror #3 │ │ │ │ ldrsbtls pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ - bvc 37f75c <__read_chk@plt+0x31a388> │ │ │ │ + bvc 37f6ec <__read_chk@plt+0x31a318> │ │ │ │ vmax.s8 q10, , q4 │ │ │ │ tstmi r3, r1, lsl #2 │ │ │ │ @ instruction: 0xf0134af5 │ │ │ │ @ instruction: 0xf8580f01 │ │ │ │ movwls r3, #11020 @ 0x2b0c │ │ │ │ - blls a82d58 <__read_chk@plt+0xa1d984> │ │ │ │ + blls a82ce8 <__read_chk@plt+0xa1d914> │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0x2320bf0c │ │ │ │ @ instruction: 0xf12f2358 │ │ │ │ strbmi pc, [r8], -fp, ror #24 @ │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ strbpl pc, [r0, -sl, lsl #17]! @ │ │ │ │ - blx fe7ee0d2 <__read_chk@plt+0xfe788cfe> │ │ │ │ + blx 11ee062 <__read_chk@plt+0x1188c8e> │ │ │ │ @ instruction: 0xf8c92f07 │ │ │ │ @ instruction: 0xf47f0004 │ │ │ │ @ instruction: 0xf8ddaf05 │ │ │ │ strbmi r8, [r0], -r4, rrx │ │ │ │ @ instruction: 0xf9e6f7dc │ │ │ │ strbmi r6, [r0], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xf9def7dc │ │ │ │ - bls 9cbc40 <__read_chk@plt+0x96686c> │ │ │ │ + bls 9cbbd0 <__read_chk@plt+0x9667fc> │ │ │ │ tstvs sl, r8, lsl r9 │ │ │ │ svcls 0x001c4ae0 │ │ │ │ @ instruction: 0xf85b4638 │ │ │ │ stmib r3, {r1, sp}^ │ │ │ │ andsvs r5, sp, #1610612736 @ 0x60000000 │ │ │ │ msrvs CPSR_fxc, #675282944 @ 0x28400000 │ │ │ │ andcs r9, r1, #-805306367 @ 0xd0000001 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ ldrbtmi r4, [fp], #-3034 @ 0xfffff426 │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - ldmdb r8!, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r0!, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88a4638 │ │ │ │ stmdavs r7!, {r5, r6, r8, r9, sl, ip, lr} │ │ │ │ - blx 1b6e136 <__read_chk@plt+0x1b08d62> │ │ │ │ + blx 56e0c6 <__read_chk@plt+0x508cf2> │ │ │ │ eorls r6, r2, #2228224 @ 0x220000 │ │ │ │ @ instruction: 0x46406038 │ │ │ │ sbcsvs r6, r2, #602112 @ 0x93000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7dc6293 │ │ │ │ stmdavs r7!, {r0, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmiami sp, {r0, r2, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ strcc lr, [r7, #-2503] @ 0xfffff639 │ │ │ │ ldrbtmi r6, [r8], #-2747 @ 0xfffff545 │ │ │ │ @ instruction: 0xf0439a22 │ │ │ │ rscsvs r0, sl, #134217728 @ 0x8000000 │ │ │ │ teqvs sp, fp @ │ │ │ │ @ instruction: 0x61bd817e │ │ │ │ - blx 13ee172 <__read_chk@plt+0x1388d9e> │ │ │ │ + blx ffdee100 <__read_chk@plt+0xffd88d2c> │ │ │ │ @ instruction: 0x46406078 │ │ │ │ @ instruction: 0xf7dc2700 │ │ │ │ stmdavs r4!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmiami r3, {r0, r2, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ - bvs fe98a3cc <__read_chk@plt+0xfe924ff8> │ │ │ │ - bls 942e24 <__read_chk@plt+0x8dda50> │ │ │ │ + bvs fe98a35c <__read_chk@plt+0xfe924f88> │ │ │ │ + bls 942db4 <__read_chk@plt+0x8dd9e0> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ - blmi ff0ca6d8 <__read_chk@plt+0xff065304> │ │ │ │ + blmi ff0ca668 <__read_chk@plt+0xff065294> │ │ │ │ ldrbtmi r8, [fp], #-358 @ 0xfffffe9a │ │ │ │ eorvs r6, r5, #1073741833 @ 0x40000009 │ │ │ │ @ instruction: 0x61a362e2 │ │ │ │ - blx dee1a2 <__read_chk@plt+0xd88dce> │ │ │ │ + blx ff7ee130 <__read_chk@plt+0xff788d5c> │ │ │ │ ldrtmi r6, [ip], -r0, rrx │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf12f3401 │ │ │ │ addmi pc, r7, #3948544 @ 0x3c4000 │ │ │ │ @ instruction: 0x4607bfb8 │ │ │ │ @ instruction: 0xf0974620 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fee26448 <__read_chk@plt+0xfedc1074> │ │ │ │ + blmi fee263d8 <__read_chk@plt+0xfedc1004> │ │ │ │ @ instruction: 0xf8df2f64 │ │ │ │ svclt 0x00a892d4 │ │ │ │ ldrbtmi r2, [fp], #-1892 @ 0xfffff89c │ │ │ │ - blmi fed96928 <__read_chk@plt+0xfed31554> │ │ │ │ + blmi fed968b8 <__read_chk@plt+0xfed314e4> │ │ │ │ @ instruction: 0xf8cd44f9 │ │ │ │ @ instruction: 0x4605a094 │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ @ instruction: 0xf8dd8060 │ │ │ │ @ instruction: 0x9328a070 │ │ │ │ adcls pc, r4, sp, asr #17 │ │ │ │ ldcvs 0, cr14, [fp, #-112] @ 0xffffff90 │ │ │ │ @@ -78390,106 +78362,106 @@ │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vadd.i8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ ldrbmi r7, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2601] @ 0xfffff5d7 │ │ │ │ @ instruction: 0xf12f9700 │ │ │ │ @ instruction: 0xf6a8fbc5 │ │ │ │ - bls 9fec40 <__read_chk@plt+0x99986c> │ │ │ │ + bls 9febd0 <__read_chk@plt+0x9997fc> │ │ │ │ ldmdavs ip, {r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8822300 │ │ │ │ @ instruction: 0xf1513760 │ │ │ │ - strdvs pc, [r0], #-163 @ 0xffffff5d @ │ │ │ │ + mlsvs r0, fp, sl, pc @ │ │ │ │ @ instruction: 0xf0974628 │ │ │ │ @ instruction: 0x4604fdfb │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ ldrbcc pc, [ip], r8, lsr #13 @ │ │ │ │ @ instruction: 0xf7dc9819 │ │ │ │ stmdbls r7!, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdls pc, [r0], -r6 │ │ │ │ - mrc 7, 6, APSR_nzcv, cr4, cr2, {5} │ │ │ │ + svc 0x000cf7b2 │ │ │ │ tstcs ip, r3, lsr r8 │ │ │ │ @ instruction: 0xf8c99a24 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sp, lsl sl │ │ │ │ @ instruction: 0x81594a91 │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bls aca588 <__read_chk@plt+0xa651b4> │ │ │ │ - bls 94a38c <__read_chk@plt+0x8e4fb8> │ │ │ │ + bls aca518 <__read_chk@plt+0xa65144> │ │ │ │ + bls 94a31c <__read_chk@plt+0x8e4f48> │ │ │ │ ldrsbvs r6, [sp, #-42] @ 0xffffffd6 │ │ │ │ stmiavs r2!, {r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ svclt 0x000c2a06 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - bmi fe32bc2c <__read_chk@plt+0xfe2c6858> │ │ │ │ + bmi fe32bbbc <__read_chk@plt+0xfe2c67e8> │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bmi fe2eb8f8 <__read_chk@plt+0xfe286524> │ │ │ │ + bmi fe2eb888 <__read_chk@plt+0xfe2864b4> │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bmi fe2ab8f0 <__read_chk@plt+0xfe24651c> │ │ │ │ + bmi fe2ab880 <__read_chk@plt+0xfe2464ac> │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bmi fe26b8e8 <__read_chk@plt+0xfe206514> │ │ │ │ + bmi fe26b878 <__read_chk@plt+0xfe2064a4> │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bmi fe22b8e0 <__read_chk@plt+0xfe1c650c> │ │ │ │ + bmi fe22b870 <__read_chk@plt+0xfe1c649c> │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bcs 26b8d8 <__read_chk@plt+0x206504> │ │ │ │ + bcs 26b868 <__read_chk@plt+0x206494> │ │ │ │ @ instruction: 0x232ad1a2 │ │ │ │ @ instruction: 0xf8dde7a4 │ │ │ │ @ instruction: 0xf8dd8064 │ │ │ │ @ instruction: 0x4640a094 │ │ │ │ @ instruction: 0xf8faf7dc │ │ │ │ ldmdami lr!, {r3, r4, r8, r9, sl, fp, ip, pc}^ │ │ │ │ ldrbcc pc, [ip, #1703] @ 0x6a7 @ │ │ │ │ stmdavs lr!, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0436ab3 │ │ │ │ adcsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx fe76e2d4 <__read_chk@plt+0xfe708f00> │ │ │ │ + blx 116e264 <__read_chk@plt+0x1108e90> │ │ │ │ @ instruction: 0x46406030 │ │ │ │ @ instruction: 0xf8eaf7dc │ │ │ │ orrcs pc, r4, #175112192 @ 0xa700000 │ │ │ │ @ instruction: 0x9e1c9923 │ │ │ │ stmdavs fp!, {r1, r3, r4, fp, sp, lr} │ │ │ │ tstvs r9, r0, lsr r6 │ │ │ │ stmib r3, {r0, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ andls r4, r1, #115712 @ 0x1c400 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - stm r8, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r0, {r0, r1, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf88a4630 │ │ │ │ stmdavs lr!, {r5, r6, r8, r9, sl, lr} │ │ │ │ - blx 1f6e314 <__read_chk@plt+0x1f08f40> │ │ │ │ + blx 96e2a4 <__read_chk@plt+0x908ed0> │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fef836d8 <__read_chk@plt+0xfef1e304> │ │ │ │ + bvs fef83668 <__read_chk@plt+0xfef1e294> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf8c2f7dc │ │ │ │ stmdami r4!, {r1, r2, r3, r5, fp, sp, lr}^ │ │ │ │ - bvs fed98264 <__read_chk@plt+0xfed32e90> │ │ │ │ + bvs fed981f4 <__read_chk@plt+0xfed32e20> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0431407 │ │ │ │ rscsvs r0, r7, #134217728 @ 0x8000000 │ │ │ │ teqvs r4, r3 @ │ │ │ │ @ instruction: 0x972261b4 │ │ │ │ cmnhi r7, ip, lsl #14 │ │ │ │ - blx 17ee350 <__read_chk@plt+0x1788f7c> │ │ │ │ + blx 1ee2e0 <__read_chk@plt+0x188f0c> │ │ │ │ @ instruction: 0x46406070 │ │ │ │ @ instruction: 0xf7dc4626 │ │ │ │ stmdavs sp!, {r0, r1, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdbls sp, {r0, r3, r4, r6, fp, lr} │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ @ instruction: 0xf043816f │ │ │ │ adcvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ svcls 0x00224b56 │ │ │ │ @ instruction: 0x612c447b │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0x61ab62ef │ │ │ │ - blx 11ee380 <__read_chk@plt+0x1188fac> │ │ │ │ + @ instruction: 0xf9ecf151 │ │ │ │ and r6, r6, r8, rrx │ │ │ │ strcc r6, [r1], -r0, lsl #16 │ │ │ │ @ instruction: 0xf902f12f │ │ │ │ svclt 0x00b84284 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ ldc2 0, cr15, [r6, #-604]! @ 0xfffffda4 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @@ -78506,360 +78478,360 @@ │ │ │ │ ands r9, ip, r0, lsr #1 │ │ │ │ mrrcne 13, 5, r6, r9, cr11 │ │ │ │ addsmi sp, r3, #70 @ 0x46 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ ldmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls ac37e0 <__read_chk@plt+0xa5e40c> │ │ │ │ + bls ac3770 <__read_chk@plt+0xa5e39c> │ │ │ │ strls r3, [r0], #-1281 @ 0xfffffaff │ │ │ │ - blx ff66e364 <__read_chk@plt+0xff608f90> │ │ │ │ + blx ff66e2f4 <__read_chk@plt+0xff608f20> │ │ │ │ bicscc pc, ip, #168, 12 @ 0xa800000 │ │ │ │ ldrbmi r9, [r0], -r7, lsr #20 │ │ │ │ movwcs r6, #2078 @ 0x81e │ │ │ │ strbcc pc, [r0, -r2, lsl #17]! @ │ │ │ │ - blx 1ee400 <__read_chk@plt+0x18902c> │ │ │ │ + @ instruction: 0xf9acf151 │ │ │ │ @ instruction: 0x46286070 │ │ │ │ ldc2l 0, cr15, [lr], #604 @ 0x25c │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf6a8d066 │ │ │ │ ldmdals r9, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf84cf7dc │ │ │ │ andcs r9, r5, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf7b29000 │ │ │ │ - ldmdavs fp!, {r1, r2, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - bls 97a318 <__read_chk@plt+0x914f44> │ │ │ │ + ldmdavs fp!, {r1, r2, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ + bls 97a2a8 <__read_chk@plt+0x914ed4> │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ - bls 80a358 <__read_chk@plt+0x7a4f84> │ │ │ │ - bmi aca65c <__read_chk@plt+0xa65288> │ │ │ │ + bls 80a2e8 <__read_chk@plt+0x7a4f14> │ │ │ │ + bmi aca5ec <__read_chk@plt+0xa65218> │ │ │ │ @ instruction: 0xf85b8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, r5, lsr #20 │ │ │ │ sbcsvs r9, sl, #139264 @ 0x22000 │ │ │ │ - blls 74a47c <__read_chk@plt+0x6e50a8> │ │ │ │ - blcs cc1d4 <__read_chk@plt+0x66e00> │ │ │ │ - bcs 1665f8 <__read_chk@plt+0x101224> │ │ │ │ + blls 74a40c <__read_chk@plt+0x6e5038> │ │ │ │ + blcs cc164 <__read_chk@plt+0x66d90> │ │ │ │ + bcs 166588 <__read_chk@plt+0x1011b4> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ ldr r2, [ip, r0, lsr #6]! │ │ │ │ @ instruction: 0xd1b62a02 │ │ │ │ ldr r2, [r8, sl, lsr #6]! │ │ │ │ - andseq r4, sl, r2, asr #19 │ │ │ │ - andseq r8, sl, r0, lsr r5 │ │ │ │ - andseq r8, sl, lr, lsr r1 │ │ │ │ + @ instruction: 0x001a48d6 │ │ │ │ + andseq r8, sl, r4, asr #8 │ │ │ │ + andseq r8, sl, r2, asr r0 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ muleq r0, r7, fp │ │ │ │ - ldrhteq fp, [ip], -lr │ │ │ │ - @ instruction: 0x001a0cd0 │ │ │ │ + eorseq fp, ip, lr, lsr #20 │ │ │ │ + andseq r0, sl, r4, ror #23 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - andseq r8, sl, lr, asr #2 │ │ │ │ - mulseq sl, sl, r1 │ │ │ │ - mulseq sl, ip, lr │ │ │ │ + andseq r8, sl, r2, rrx │ │ │ │ + andseq r8, sl, lr, lsr #1 │ │ │ │ + @ instruction: 0x001a0db0 │ │ │ │ @ instruction: 0xffffdd0f │ │ │ │ - andseq r8, sl, lr, lsr r1 │ │ │ │ - andseq r8, sl, r0, asr r1 │ │ │ │ + andseq r8, sl, r2, asr r0 │ │ │ │ + andseq r8, sl, r4, rrx │ │ │ │ @ instruction: 0xffffdcc9 │ │ │ │ andeq r0, r0, r4, asr sp │ │ │ │ andeq r1, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - eoreq r9, pc, r0, asr #23 │ │ │ │ - andseq r7, sl, lr, ror #30 │ │ │ │ - andseq r7, sl, r0, asr #31 │ │ │ │ - @ instruction: 0x001a0cbe │ │ │ │ + eoreq r9, pc, r4, asr #21 │ │ │ │ + andseq r7, sl, r2, lsl #29 │ │ │ │ + @ instruction: 0x001a7ed4 │ │ │ │ + @ instruction: 0x001a0bd2 │ │ │ │ @ instruction: 0xffffdb31 │ │ │ │ - andseq r7, sl, r8, lsl #31 │ │ │ │ - andseq r7, sl, r2, ror pc │ │ │ │ + mulseq sl, ip, lr │ │ │ │ + andseq r7, sl, r6, lsl #29 │ │ │ │ @ instruction: 0xffffdaeb │ │ │ │ andeq r1, r0, ip, asr #8 │ │ │ │ @ instruction: 0xf8df9f19 │ │ │ │ ldrtmi r8, [r8], -ip, ror #21 │ │ │ │ @ instruction: 0xffe4f7db │ │ │ │ ldrbtmi r9, [r8], #2840 @ 0xb18 │ │ │ │ ldrbcc pc, [ip], #1699 @ 0x6a3 @ │ │ │ │ - bcc ff7f032c <__read_chk@plt+0xff78af58> │ │ │ │ + bcc ff7f02bc <__read_chk@plt+0xff78aee8> │ │ │ │ stmdavs r5!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x46184699 │ │ │ │ @ instruction: 0xf0436aab │ │ │ │ adcvs r0, fp, #134217730 @ 0x8000002 │ │ │ │ - @ instruction: 0xf980f151 │ │ │ │ + @ instruction: 0xf928f151 │ │ │ │ ldrtmi r6, [r8], -r8, lsr #32 │ │ │ │ @ instruction: 0xf7db9719 │ │ │ │ @ instruction: 0xf8dfffcf │ │ │ │ andcs r1, r5, #192, 20 @ 0xc0000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf7b26825 │ │ │ │ - stmdavs r3!, {r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ rsbvs r9, r8, #126976 @ 0x1f000 │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ stmdbls fp!, {r2, r3, r5, r7, r9, fp, sp} │ │ │ │ tstvs r9, r0, lsr #30 │ │ │ │ @ instruction: 0xf50d61df │ │ │ │ ldmdals fp, {r4, r8, r9, sl, ip, lr} │ │ │ │ @ instruction: 0xf85b3728 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ - bpl fe4f0384 <__read_chk@plt+0xfe48afb0> │ │ │ │ + bpl fe4f0314 <__read_chk@plt+0xfe48af40> │ │ │ │ @ instruction: 0xf8dd9000 │ │ │ │ ldrbtmi sl, [sp], #-112 @ 0xffffff90 │ │ │ │ strtmi r6, [sl], -fp, lsl #16 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ strmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf12f4650 │ │ │ │ @ instruction: 0x4650fa19 │ │ │ │ rsbsge pc, r0, sp, asr #17 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf151703e │ │ │ │ - @ instruction: 0xf8caf949 │ │ │ │ + @ instruction: 0xf8caf8f1 │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {sp, pc} │ │ │ │ @ instruction: 0xf8ca4651 │ │ │ │ @ instruction: 0xf7daa02c │ │ │ │ @ instruction: 0xf8cafcb1 │ │ │ │ ldmdals r9, {r2} │ │ │ │ @ instruction: 0xff8ef7db │ │ │ │ - bne 12f03d0 <__read_chk@plt+0x128affc> │ │ │ │ + bne 12f0360 <__read_chk@plt+0x128af8c> │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ @ instruction: 0xf7b2a000 │ │ │ │ - stmdavs r3!, {r1, r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca9a1f │ │ │ │ ldmdbls r1!, {r2, r5} │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ tstvs r9, r0, lsr sl │ │ │ │ bicsvs r9, r9, r0, lsr #18 │ │ │ │ @ instruction: 0xf85b991b │ │ │ │ andsvs r2, sl, #2 │ │ │ │ @ instruction: 0xf8c3462a │ │ │ │ - blls 6d20e8 <__read_chk@plt+0x66cd14> │ │ │ │ + blls 6d2078 <__read_chk@plt+0x66cca4> │ │ │ │ @ instruction: 0xf6a39100 │ │ │ │ @ instruction: 0xf8dd13d4 │ │ │ │ @ instruction: 0x4650a070 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf12f0101 │ │ │ │ @ instruction: 0x4650f9d9 │ │ │ │ rsbsge pc, r0, sp, asr #17 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf151703e │ │ │ │ - @ instruction: 0xf8caf909 │ │ │ │ + @ instruction: 0xf8caf8b1 │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {sp, pc} │ │ │ │ @ instruction: 0xf8ca4651 │ │ │ │ @ instruction: 0xf7daa02c │ │ │ │ @ instruction: 0xf8cafc71 │ │ │ │ ldmdals r9, {r2} │ │ │ │ @ instruction: 0xff4ef7db │ │ │ │ ldmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ @ instruction: 0xf7b2a000 │ │ │ │ - stmdavs r3!, {r1, r2, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r3, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca9a32 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ cmphi sl, pc, lsl sl │ │ │ │ ldmibcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bicsvs r9, r9, r0, lsr #18 │ │ │ │ @ instruction: 0xf85b991b │ │ │ │ andsvs r2, sl, #2 │ │ │ │ @ instruction: 0xf8c3462a │ │ │ │ - blls 6d2168 <__read_chk@plt+0x66cd94> │ │ │ │ + blls 6d20f8 <__read_chk@plt+0x66cd24> │ │ │ │ @ instruction: 0xf6a39100 │ │ │ │ @ instruction: 0xf8dd13a8 │ │ │ │ @ instruction: 0x4650a070 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf12f0101 │ │ │ │ @ instruction: 0x4650f999 │ │ │ │ rsbsge pc, r0, sp, asr #17 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf151703e │ │ │ │ - @ instruction: 0xf8caf8c9 │ │ │ │ + @ instruction: 0xf8caf871 │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {sp, pc} │ │ │ │ @ instruction: 0xf8ca4651 │ │ │ │ @ instruction: 0xf7daa02c │ │ │ │ @ instruction: 0xf8cafc31 │ │ │ │ ldmdals r9, {r2} │ │ │ │ @ instruction: 0xff0ef7db │ │ │ │ ldmdbne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ @ instruction: 0xf7b2a000 │ │ │ │ - stmdavs r3!, {r1, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca9a34 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ cmphi sl, pc, lsl sl │ │ │ │ ldmdbcs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bicsvs r9, r9, r0, lsr #18 │ │ │ │ @ instruction: 0xf85b991b │ │ │ │ andsvs r2, sl, #2 │ │ │ │ @ instruction: 0xf8c3462a │ │ │ │ - blls 6d21e8 <__read_chk@plt+0x66ce14> │ │ │ │ + blls 6d2178 <__read_chk@plt+0x66cda4> │ │ │ │ @ instruction: 0xf6a39100 │ │ │ │ @ instruction: 0xf8dd137c │ │ │ │ @ instruction: 0x4650a070 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf12f0101 │ │ │ │ @ instruction: 0x4650f959 │ │ │ │ rsbsge pc, r0, sp, asr #17 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf151703e │ │ │ │ - @ instruction: 0xf8caf889 │ │ │ │ + @ instruction: 0xf8caf831 │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {sp, pc} │ │ │ │ @ instruction: 0xf8ca4651 │ │ │ │ @ instruction: 0xf7daa02c │ │ │ │ @ instruction: 0xf8cafbf1 │ │ │ │ @ instruction: 0xf8dd0004 │ │ │ │ ldrbmi sl, [r0], -r4, rrx │ │ │ │ mcr2 7, 6, pc, cr12, cr11, {6} @ │ │ │ │ @ instruction: 0xf8d44648 │ │ │ │ @ instruction: 0xf8d99000 │ │ │ │ @ instruction: 0xf0433028 │ │ │ │ @ instruction: 0xf8c90382 │ │ │ │ @ instruction: 0xf1513028 │ │ │ │ - @ instruction: 0xf8c9f86d │ │ │ │ + @ instruction: 0xf8c9f815 │ │ │ │ ldrbmi r0, [r0], -r0 │ │ │ │ rsbge pc, r4, sp, asr #17 │ │ │ │ mrc2 7, 5, pc, cr10, cr11, {6} │ │ │ │ ldmne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d44479 │ │ │ │ @ instruction: 0xf7b29000 │ │ │ │ - stmdavs r3!, {r1, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c99a2f │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ cmphi sl, pc, lsl sl │ │ │ │ ldmcs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ bicsvs r9, r9, r0, lsr #18 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldrsbtge pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0x4650621a │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ - bls 798e98 <__read_chk@plt+0x733ac4> │ │ │ │ + bls 798e28 <__read_chk@plt+0x733a54> │ │ │ │ cmppcs r8, #170917888 @ p-variant is OBSOLETE @ 0xa300000 │ │ │ │ ldmdavs fp, {r9, ip, pc} │ │ │ │ ldrmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf12f462a │ │ │ │ @ instruction: 0xf8d4f905 │ │ │ │ ldrbmi r9, [r0], -r0 │ │ │ │ - @ instruction: 0xf151703e │ │ │ │ - @ instruction: 0xf8c9f837 │ │ │ │ + @ instruction: 0xf150703e │ │ │ │ + @ instruction: 0xf8c9ffdf │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {ip, pc} │ │ │ │ @ instruction: 0xf8c94649 │ │ │ │ @ instruction: 0xf7da902c │ │ │ │ stmdavs r2!, {r0, r1, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ - bvs fe5982d8 <__read_chk@plt+0xfe532f04> │ │ │ │ + bvs fe598268 <__read_chk@plt+0xfe532e94> │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ @ instruction: 0xf7db6293 │ │ │ │ @ instruction: 0xf8d4fe77 │ │ │ │ ldmdbls r0!, {ip, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ andsne pc, r0, r9, asr #17 │ │ │ │ stmdane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7b24479 │ │ │ │ - stmdavs r3!, {r2, r3, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c99a1f │ │ │ │ ldrbmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ stmdbls r0!, {r2, r3, r4, fp, sp} │ │ │ │ vand q11, , │ │ │ │ @ instruction: 0xf85b0101 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ - bls 798f1c <__read_chk@plt+0x733b48> │ │ │ │ + bls 798eac <__read_chk@plt+0x733ad8> │ │ │ │ msrcs CPSR_fs, #170917888 @ 0xa300000 │ │ │ │ ldmdavs fp, {r9, ip, pc} │ │ │ │ ldrmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf12f462a │ │ │ │ @ instruction: 0xf8d4f8c3 │ │ │ │ ldrbmi r9, [r0], -r0 │ │ │ │ @ instruction: 0xf150703e │ │ │ │ - @ instruction: 0xf8c9fff5 │ │ │ │ + @ instruction: 0xf8c9ff9d │ │ │ │ @ instruction: 0xf8d40000 │ │ │ │ ldmdals lr, {ip, pc} │ │ │ │ @ instruction: 0xf8c94649 │ │ │ │ @ instruction: 0xf7da902c │ │ │ │ stmdavs r2!, {r0, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0x46486a93 │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ @ instruction: 0xf7db6293 │ │ │ │ stmdavs r2!, {r0, r1, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe583c2c <__read_chk@plt+0xfe51e858> │ │ │ │ + bvs fe583bbc <__read_chk@plt+0xfe51e7e8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7db6293 │ │ │ │ @ instruction: 0xf8dffe2b │ │ │ │ andcs r1, r5, #172, 14 @ 0x2b00000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ - bl ff1701f0 <__read_chk@plt+0xff10ae1c> │ │ │ │ + bl fff70180 <__read_chk@plt+0xfff0adac> │ │ │ │ strtmi r6, [sl], -r3, lsr #16 │ │ │ │ @ instruction: 0xf8c99d33 │ │ │ │ ldrbmi r0, [r0], -r4, lsr #32 │ │ │ │ @ instruction: 0xf8df611d │ │ │ │ - ldcls 7, cr1, [pc, #-576] @ b20fc <__read_chk@plt+0x4cd28> │ │ │ │ + ldcls 7, cr1, [pc, #-576] @ b208c <__read_chk@plt+0x4ccb8> │ │ │ │ stcls 1, cr8, [r0, #-372]! @ 0xfffffe8c │ │ │ │ ldcls 1, cr6, [fp, #-884] @ 0xfffffc8c │ │ │ │ andne pc, r1, fp, asr r8 @ │ │ │ │ ldmdbls r8, {r0, r3, r4, r9, sp, lr} │ │ │ │ andshi pc, r8, r3, asr #17 │ │ │ │ @ instruction: 0xf5a1462b │ │ │ │ strls r6, [r0, #-277] @ 0xfffffeeb │ │ │ │ tstls r1, r9, lsl #16 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf878f12f │ │ │ │ stmdavs r5!, {r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf150703e │ │ │ │ - stmdavs r4!, {r0, r1, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r4!, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r1], -r8, lsr #32 │ │ │ │ rscvs r9, r4, #1966080 @ 0x1e0000 │ │ │ │ - blx 6702e6 <__read_chk@plt+0x60af12> │ │ │ │ + blx 670276 <__read_chk@plt+0x60aea2> │ │ │ │ rsbvs r9, r0, r8, lsr fp │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ @ instruction: 0xf8df4650 │ │ │ │ ldrbtmi r3, [fp], #-1860 @ 0xfffff8bc │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - ldc 7, cr15, [lr, #712] @ 0x2c8 │ │ │ │ + ldcl 7, cr15, [r6, #712] @ 0x2c8 │ │ │ │ eorsvc r9, lr, sl, lsr #22 │ │ │ │ strteq pc, [r0], #-419 @ 0xfffffe5d │ │ │ │ strvs lr, [r8], -r3, asr #18 │ │ │ │ strvs lr, [r6], -r3, asr #18 │ │ │ │ ldcvs 8, cr15, [r0], {67} @ 0x43 │ │ │ │ - blcs d9068 <__read_chk@plt+0x73c94> │ │ │ │ + blcs d8ff8 <__read_chk@plt+0x73c24> │ │ │ │ sbcshi pc, lr, #0 │ │ │ │ @ instruction: 0x9d18691a │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf5a51714 │ │ │ │ ldrbtmi r6, [r9], #-826 @ 0xfffffcc6 │ │ │ │ andcs r6, r5, #218 @ 0xda │ │ │ │ - bl 1cf0294 <__read_chk@plt+0x1c8aec0> │ │ │ │ - bls e59040 <__read_chk@plt+0xdf3c6c> │ │ │ │ + bl feaf0224 <__read_chk@plt+0xfea8ae50> │ │ │ │ + bls e58fd0 <__read_chk@plt+0xdf3bfc> │ │ │ │ andls r4, r0, r1, lsr #12 │ │ │ │ ldmdals lr, {sl, sp} │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xff26f7db │ │ │ │ - bls e03bf0 <__read_chk@plt+0xd9e81c> │ │ │ │ + bls e03b80 <__read_chk@plt+0xd9e7ac> │ │ │ │ movweq pc, #4515 @ 0x11a3 @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ adcmi r9, r2, #25 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 912b68 <__read_chk@plt+0x8ad794> │ │ │ │ - blcs cc470 <__read_chk@plt+0x6709c> │ │ │ │ + blls 912af8 <__read_chk@plt+0x8ad724> │ │ │ │ + blcs cc400 <__read_chk@plt+0x6702c> │ │ │ │ cmnphi ip, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ strtmi r9, [r8], -sp, lsr #20 │ │ │ │ teqpvs r6, r5, lsr #11 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6a5921b │ │ │ │ @ instruction: 0xf6a5328c │ │ │ │ @ instruction: 0xf6a53808 │ │ │ │ @ instruction: 0xf6a53e34 │ │ │ │ @@ -78869,15 +78841,15 @@ │ │ │ │ ldrls r2, [ip], #-2604 @ 0xfffff5d4 │ │ │ │ ldrtvs pc, [sp], -r0, lsr #11 @ │ │ │ │ ldrvs pc, [r5], #-1445 @ 0xfffffa5b │ │ │ │ @ instruction: 0xf6a59620 │ │ │ │ andsls r1, r8, r8, lsr #11 │ │ │ │ ldmibcc ip!, {r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6a0941d │ │ │ │ - ldrls r3, [pc, #-1236] @ b1f78 <__read_chk@plt+0x4cba4> │ │ │ │ + ldrls r3, [pc, #-1236] @ b1f08 <__read_chk@plt+0x4cb34> │ │ │ │ ldrbcc pc, [r8, #1696] @ 0x6a0 @ │ │ │ │ adccc pc, r8, r0, lsr #13 │ │ │ │ @ instruction: 0xb014f8d2 │ │ │ │ stmdals r0!, {r1, r2, r9, sl, lr} │ │ │ │ stmdbvs sl, {r0, r1, r4, r6, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf8d86022 │ │ │ │ andvs r2, r2, r4, lsl r0 │ │ │ │ @@ -78885,25 +78857,25 @@ │ │ │ │ @ instruction: 0xf8c92014 │ │ │ │ @ instruction: 0xf6a02000 │ │ │ │ smlalbtvs r3, fp, ip, r2 │ │ │ │ @ instruction: 0x1014f8dc │ │ │ │ @ instruction: 0xf6a06011 │ │ │ │ ldmdbvs r9!, {r3, r6, r7, r9, ip, sp}^ │ │ │ │ andlt pc, r0, r5, asr #17 │ │ │ │ - bls 7ca4d0 <__read_chk@plt+0x7650fc> │ │ │ │ + bls 7ca460 <__read_chk@plt+0x76508c> │ │ │ │ andscc pc, r4, r8, asr #17 │ │ │ │ andscc pc, r4, lr, asr #17 │ │ │ │ @ instruction: 0xf6a06951 │ │ │ │ @ instruction: 0xf8cc32c4 │ │ │ │ cmnvs fp, r4, lsl r0 │ │ │ │ - bls 7ca4e8 <__read_chk@plt+0x765114> │ │ │ │ + bls 7ca478 <__read_chk@plt+0x7650a4> │ │ │ │ @ instruction: 0xf6a06153 │ │ │ │ ldmdbvs r1, {r3, r4, r6, r9, sp}^ │ │ │ │ - bls a4a9fc <__read_chk@plt+0x9e5628> │ │ │ │ - ldcls 12, cr9, [pc, #-116] @ b2440 <__read_chk@plt+0x4d06c> │ │ │ │ + bls a4a98c <__read_chk@plt+0x9e55b8> │ │ │ │ + ldcls 12, cr9, [pc, #-116] @ b23d0 <__read_chk@plt+0x4cffc> │ │ │ │ @ instruction: 0xf6a06011 │ │ │ │ @ instruction: 0xf8da32b8 │ │ │ │ @ instruction: 0xf8ca1014 │ │ │ │ andsvs r3, r1, r4, lsl r0 │ │ │ │ adccc pc, r4, #160, 12 @ 0xa000000 │ │ │ │ cmnvs r3, r1, ror #18 │ │ │ │ andsvs r9, r1, fp, lsr #24 │ │ │ │ @@ -78912,133 +78884,133 @@ │ │ │ │ andsvs r4, r1, r4, lsl #12 │ │ │ │ @ instruction: 0x31acf6a4 │ │ │ │ sbcsne pc, r4, #160, 12 @ 0xa000000 │ │ │ │ cmnvs fp, r8, ror #18 │ │ │ │ @ instruction: 0xf6a46008 │ │ │ │ ldmdbvs r2, {r2, r3, r4, r5, r6, r8, ip}^ │ │ │ │ eorsvs r6, r0, r8, asr #18 │ │ │ │ - blls 6caa24 <__read_chk@plt+0x665650> │ │ │ │ + blls 6ca9b4 <__read_chk@plt+0x6655e0> │ │ │ │ teqpvs fp, #683671552 @ p-variant is OBSOLETE @ 0x28c00000 │ │ │ │ movwcs r6, #26 │ │ │ │ andsvs r9, r3, fp, lsl sl │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldrbmi sp, [r8], -r2 │ │ │ │ - blx 4ee972 <__read_chk@plt+0x48959e> │ │ │ │ + blx 4ee902 <__read_chk@plt+0x48952e> │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ stmdavs r0!, {r2, r4, r6, r7, sl, ip, sp} │ │ │ │ @ instruction: 0xf118b170 │ │ │ │ stmdavs r0!, {r0, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 3ee986 <__read_chk@plt+0x3895b2> │ │ │ │ + blx 3ee916 <__read_chk@plt+0x389542> │ │ │ │ @ instruction: 0xf11b6820 │ │ │ │ - blls a70a50 <__read_chk@plt+0xa0b67c> │ │ │ │ + blls a709e0 <__read_chk@plt+0xa0b60c> │ │ │ │ @ instruction: 0xf1a34605 │ │ │ │ @ instruction: 0xf1370014 │ │ │ │ - eorvs pc, r5, r1, lsl #23 │ │ │ │ + eorvs pc, r5, r9, lsr #22 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ stmdavs r0!, {r0, r2, r3, r4, r5, sl, sp, lr} │ │ │ │ @ instruction: 0xf118b130 │ │ │ │ stmdavs r0!, {r0, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs d0558 <__read_chk@plt+0x6b184> │ │ │ │ + blcs d04e8 <__read_chk@plt+0x6b114> │ │ │ │ strbhi pc, [r8], #64 @ 0x40 @ │ │ │ │ - blls 6bb554 <__read_chk@plt+0x656180> │ │ │ │ + blls 6bb4e4 <__read_chk@plt+0x656110> │ │ │ │ ldrcc pc, [ip, #1699]! @ 0x6a3 │ │ │ │ cmnlt r0, r8, lsr #16 │ │ │ │ - blx ffaee9c0 <__read_chk@plt+0xffa895ec> │ │ │ │ + blx ffaee950 <__read_chk@plt+0xffa8957c> │ │ │ │ @ instruction: 0xf1186828 │ │ │ │ stmdavs r8!, {r0, r1, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf928f11b │ │ │ │ strmi r9, [r6], -sl, lsr #22 │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - blx 18eea56 <__read_chk@plt+0x1889682> │ │ │ │ - blls 6ca634 <__read_chk@plt+0x665260> │ │ │ │ + blx 2ee9e6 <__read_chk@plt+0x289612> │ │ │ │ + blls 6ca5c4 <__read_chk@plt+0x6651f0> │ │ │ │ strbcc pc, [ip, #1699] @ 0x6a3 @ │ │ │ │ cmnlt r0, r8, lsr #16 │ │ │ │ - blx ff5ee9e8 <__read_chk@plt+0xff589614> │ │ │ │ + blx ff5ee978 <__read_chk@plt+0xff5895a4> │ │ │ │ @ instruction: 0xf1186828 │ │ │ │ stmdavs r8!, {r0, r1, r2, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf914f11b │ │ │ │ strmi r9, [r6], -r6, lsr #22 │ │ │ │ andeq pc, ip, r3, lsr #3 │ │ │ │ - blx 13eea7e <__read_chk@plt+0x13896aa> │ │ │ │ - blls a4a65c <__read_chk@plt+0x9e5288> │ │ │ │ + blx ffdeea0c <__read_chk@plt+0xffd89638> │ │ │ │ + blls a4a5ec <__read_chk@plt+0x9e5218> │ │ │ │ teqlt r8, r8, lsl r8 │ │ │ │ - blx ff16ea0c <__read_chk@plt+0xff109638> │ │ │ │ + blx ff16e99c <__read_chk@plt+0xff1095c8> │ │ │ │ ldmdavs r8, {r1, r2, r5, r8, r9, fp, ip, pc} │ │ │ │ - blcs d05c0 <__read_chk@plt+0x6b1ec> │ │ │ │ + blcs d0550 <__read_chk@plt+0x6b17c> │ │ │ │ strhi pc, [ip], #64 @ 0x40 │ │ │ │ - blls 6bb9bc <__read_chk@plt+0x6565e8> │ │ │ │ + blls 6bb94c <__read_chk@plt+0x656578> │ │ │ │ ldrtcc pc, [r8], r3, lsr #13 @ │ │ │ │ teqlt r0, r0, lsr r8 │ │ │ │ - blx fedeea28 <__read_chk@plt+0xfed89654> │ │ │ │ + blx fedee9b8 <__read_chk@plt+0xfed895e4> │ │ │ │ stmdavc r3, {r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0x26008477 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs r8!, {r2, r5, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf118b160 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8eaf11b │ │ │ │ strmi r9, [r0], sl, lsr #22 │ │ │ │ eoreq pc, r4, r3, lsr #3 │ │ │ │ - blx 96ead2 <__read_chk@plt+0x9096fe> │ │ │ │ + blx ff36ea60 <__read_chk@plt+0xff30968c> │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs r8!, {r2, r4, r5, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf118b160 │ │ │ │ ldmdavs r8!, {r0, r2, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8f11b │ │ │ │ strmi r9, [r0], sl, lsr #22 │ │ │ │ eorseq pc, r4, r3, lsr #3 │ │ │ │ - blx 4eeaf6 <__read_chk@plt+0x489722> │ │ │ │ + blx feeeea84 <__read_chk@plt+0xfee896b0> │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs r8!, {r2, r3, r5, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf118b160 │ │ │ │ ldmdavs r8!, {r0, r1, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c6f11b │ │ │ │ strmi r9, [r0], sl, lsr #22 │ │ │ │ eoreq pc, ip, r3, lsr #3 │ │ │ │ - blx 6eb18 <__read_chk@plt+0x9744> │ │ │ │ + blx fea6eaa8 <__read_chk@plt+0xfea096d4> │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs r8!, {r3, r5, r7, r8, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf118b160 │ │ │ │ ldmdavs r8!, {r0, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8b4f11b │ │ │ │ strmi r9, [r0], sl, lsr #22 │ │ │ │ eoreq pc, r8, r3, lsr #3 │ │ │ │ - blx ffbeeb3c <__read_chk@plt+0xffb89768> │ │ │ │ + blx fe5eeacc <__read_chk@plt+0xfe5896f8> │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ ldmdavs r8!, {r0, r1, r3, r4, r5, r8, r9, sl, sp, lr} │ │ │ │ @ instruction: 0xf118b160 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8a2f11b │ │ │ │ strmi r9, [r0], sl, lsr #22 │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ - blx ff76eb60 <__read_chk@plt+0xff70978c> │ │ │ │ + blx fe16eaf0 <__read_chk@plt+0xfe10971c> │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ teqlt fp, sl, lsl fp │ │ │ │ vldrvs d9, [r8, #104] @ 0x68 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ stmdacs r2, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strbthi pc, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ orrvs pc, r5, #54525952 @ 0x3400000 │ │ │ │ - blls 6d7334 <__read_chk@plt+0x671f60> │ │ │ │ + blls 6d72c4 <__read_chk@plt+0x671ef0> │ │ │ │ bicscc pc, r8, #170917888 @ 0xa300000 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ svceq 0x0000f1bb │ │ │ │ strbhi pc, [r8], #-0 @ │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ ldmdavs r9, {r0, r2, r3, r4, r5, r8, r9, sp, lr} │ │ │ │ svclt 0x000c2900 │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ stccs 4, cr0, [r0], {1} │ │ │ │ addshi pc, r0, #0 │ │ │ │ - blcs d06fc <__read_chk@plt+0x6b328> │ │ │ │ + blcs d068c <__read_chk@plt+0x6b2b8> │ │ │ │ mvnhi pc, #0 │ │ │ │ ldrbtmi r4, [fp], #-3071 @ 0xfffff401 │ │ │ │ add r9, fp, #-1946157056 @ 0x8c000000 │ │ │ │ ldrbtmi r4, [sl], #-2814 @ 0xfffff502 │ │ │ │ @ instruction: 0xf6a59d18 │ │ │ │ stmdavs sp!, {r2, r5, r7, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @@ -79060,254 +79032,254 @@ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldmdals r8, {r0, r3, r5, r6, r7, r9, pc} │ │ │ │ stmiacc r8!, {r5, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r0], -r8 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ rschi pc, ip, #0 │ │ │ │ andscc lr, r0, #3358720 @ 0x334000 │ │ │ │ - blls 9baf4c <__read_chk@plt+0x955b78> │ │ │ │ + blls 9baedc <__read_chk@plt+0x955b08> │ │ │ │ movwmi lr, #59853 @ 0xe9cd │ │ │ │ ldrpl pc, [r0], #-1293 @ 0xfffffaf3 │ │ │ │ strtcc r9, [ip], #-2843 @ 0xfffff4e5 │ │ │ │ movwls r9, #55325 @ 0xd81d │ │ │ │ andls r9, r7, r2, lsr #22 │ │ │ │ ldmdals ip, {r2, r3, r8, r9, ip, pc} │ │ │ │ stmib sp, {r0, r5, r8, r9, fp, ip, pc}^ │ │ │ │ movwls sl, #45061 @ 0xb005 │ │ │ │ - blls 8d87d4 <__read_chk@plt+0x873400> │ │ │ │ + blls 8d8764 <__read_chk@plt+0x873390> │ │ │ │ andne lr, r3, sp, asr #19 │ │ │ │ stmdbls r3!, {r5, r9, sl, lr} │ │ │ │ - blls 8973a0 <__read_chk@plt+0x831fcc> │ │ │ │ + blls 897330 <__read_chk@plt+0x831f5c> │ │ │ │ ldmda r6, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x7c14e9cd │ │ │ │ smlabtlt r1, sp, r9, lr │ │ │ │ ldrpl lr, [r2], -sp, asr #19 │ │ │ │ movwls lr, #35277 @ 0x89cd │ │ │ │ ldrbtmi r4, [fp], #-3027 @ 0xfffff42d │ │ │ │ @ instruction: 0xf6419300 │ │ │ │ @ instruction: 0x46190398 │ │ │ │ - bl fe7f0664 <__read_chk@plt+0xfe78b290> │ │ │ │ + bl ff5f05f4 <__read_chk@plt+0xff58b220> │ │ │ │ cmpppl r0, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ strtmi r3, [r0], -ip, lsr #6 │ │ │ │ @ instruction: 0xf8832200 │ │ │ │ @ instruction: 0xf1502897 │ │ │ │ - blls e31ddc <__read_chk@plt+0xdcca08> │ │ │ │ + blls e31c0c <__read_chk@plt+0xdcc838> │ │ │ │ stcls 0, cr6, [ip], #-96 @ 0xffffffa0 │ │ │ │ stmdbvs r3!, {r0, r1, r2, r4, r5, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf1370010 │ │ │ │ - bvs 9b10b0 <__read_chk@plt+0x94bcdc> │ │ │ │ + bvs 9b0ee0 <__read_chk@plt+0x94bb0c> │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf1370020 │ │ │ │ - stmdbvs r3!, {r0, r2, r4, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r3!, {r0, r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf1370014 │ │ │ │ - stmibvs r3!, {r0, r1, r2, r3, r5, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibvs r3!, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf137001c │ │ │ │ - stmdavs r3!, {r0, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - blx 9eeccc <__read_chk@plt+0x9898f8> │ │ │ │ + @ instruction: 0xf9ccf137 │ │ │ │ svcmi 0x0004f855 │ │ │ │ bicsle r2, lr, r0, lsl #24 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r3, r4, r6, r7, r8, r9, ip, sp} │ │ │ │ - blls a5ec90 <__read_chk@plt+0x9f98bc> │ │ │ │ + blls a5ec20 <__read_chk@plt+0x9f984c> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ - blx 66ece8 <__read_chk@plt+0x609914> │ │ │ │ + @ instruction: 0xf9bef137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r4, r6, r7, r8, r9, ip, sp} │ │ │ │ - blls a5eca4 <__read_chk@plt+0x9f98d0> │ │ │ │ + blls a5ec34 <__read_chk@plt+0x9f9860> │ │ │ │ andseq pc, r4, r3, lsr #3 │ │ │ │ - blx 3eecfc <__read_chk@plt+0x389928> │ │ │ │ + @ instruction: 0xf9b4f137 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r8, r9, sp, lr} │ │ │ │ - blls a5ecb8 <__read_chk@plt+0x9f98e4> │ │ │ │ + blls a5ec48 <__read_chk@plt+0x9f9874> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx 16ed10 <__read_chk@plt+0x10993c> │ │ │ │ + @ instruction: 0xf9aaf137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5eccc <__read_chk@plt+0xaf98f8> │ │ │ │ + blls b5ec5c <__read_chk@plt+0xaf9888> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9f8f137 │ │ │ │ + @ instruction: 0xf9a0f137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r3, r6, r7, r8, r9, ip, sp} │ │ │ │ - blls a5ece0 <__read_chk@plt+0x9f990c> │ │ │ │ + blls a5ec70 <__read_chk@plt+0x9f989c> │ │ │ │ andeq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9eef137 │ │ │ │ + @ instruction: 0xf996f137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r3, r6, r7, r8, r9, ip, sp} │ │ │ │ - blls a5ecf4 <__read_chk@plt+0x9f9920> │ │ │ │ + blls a5ec84 <__read_chk@plt+0x9f98b0> │ │ │ │ andeq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9e4f137 │ │ │ │ + @ instruction: 0xf98cf137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r6, r7, r8, r9, ip, sp} │ │ │ │ - blls a5ece8 <__read_chk@plt+0x9f9914> │ │ │ │ + blls a5ec78 <__read_chk@plt+0x9f98a4> │ │ │ │ @ instruction: 0xf1371f18 │ │ │ │ - stmdals r6!, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r6!, {r0, r1, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf9d6f137 │ │ │ │ + @ instruction: 0xf97ef137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r3, r4, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5ed24 <__read_chk@plt+0xaf9950> │ │ │ │ + blls b5ecb4 <__read_chk@plt+0xaf98e0> │ │ │ │ eorseq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9ccf137 │ │ │ │ + @ instruction: 0xf974f137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r4, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5ed38 <__read_chk@plt+0xaf9964> │ │ │ │ + blls b5ecc8 <__read_chk@plt+0xaf98f4> │ │ │ │ eorseq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9c2f137 │ │ │ │ + @ instruction: 0xf96af137 │ │ │ │ @ instruction: 0xf5a39b18 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, r9, sp, lr} │ │ │ │ - blls b5ed4c <__read_chk@plt+0xaf9978> │ │ │ │ + blls b5ecdc <__read_chk@plt+0xaf9908> │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9b8f137 │ │ │ │ + @ instruction: 0xf960f137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r3, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5ed60 <__read_chk@plt+0xaf998c> │ │ │ │ + blls b5ecf0 <__read_chk@plt+0xaf991c> │ │ │ │ eoreq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9aef137 │ │ │ │ + @ instruction: 0xf956f137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r3, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5ed74 <__read_chk@plt+0xaf99a0> │ │ │ │ + blls b5ed04 <__read_chk@plt+0xaf9930> │ │ │ │ eoreq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9a4f137 │ │ │ │ + @ instruction: 0xf94cf137 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r5, r7, r8, r9, ip, sp} │ │ │ │ - blls b5ed88 <__read_chk@plt+0xaf99b4> │ │ │ │ + blls b5ed18 <__read_chk@plt+0xaf9944> │ │ │ │ eoreq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf99af137 │ │ │ │ + @ instruction: 0xf942f137 │ │ │ │ stmdbls lr!, {r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ andsvs r9, r9, r9, lsr fp │ │ │ │ cmnppl r3, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ @ instruction: 0xf0433104 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ - bmi 1c7ecf4 <__read_chk@plt+0x1c19920> │ │ │ │ + bmi 1c7ec84 <__read_chk@plt+0x1c198b0> │ │ │ │ ldrbtmi r4, [sl], #-2927 @ 0xfffff491 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ teqphi r0, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf50d9819 │ │ │ │ andlt r5, r3, r3, ror sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ stclvs 15, cr10, [fp], #-648 @ 0xfffffd78 │ │ │ │ - b 53a0b8 <__read_chk@plt+0x4d4ce4> │ │ │ │ + b 53a048 <__read_chk@plt+0x4d4c74> │ │ │ │ svclt 0x00380223 │ │ │ │ - bl 1041c0 <__read_chk@plt+0x9edec> │ │ │ │ + bl 104150 <__read_chk@plt+0x9ed7c> │ │ │ │ @ instruction: 0xf00301e2 │ │ │ │ - bvc 37317c <__read_chk@plt+0x30dda8> │ │ │ │ + bvc 37310c <__read_chk@plt+0x30dd38> │ │ │ │ @ instruction: 0xf0034113 │ │ │ │ - blcs b356c <__read_chk@plt+0x4e198> │ │ │ │ + blcs b34fc <__read_chk@plt+0x4e128> │ │ │ │ svcge 0x006cf47e │ │ │ │ svclt 0x008ff7fe │ │ │ │ str r9, [r0, #-2606]! @ 0xfffff5d2 │ │ │ │ @ instruction: 0xf119201e │ │ │ │ @ instruction: 0xf150febd │ │ │ │ - cdpls 12, 1, cr15, cr10, cr3, {5} │ │ │ │ + cdpls 12, 1, cr15, cr10, cr11, {2} │ │ │ │ ldrtmi r6, [r2], -r0, lsr #4 │ │ │ │ stmdals pc!, {r0, r4, r5, r9, sl, lr} @ │ │ │ │ - blx feaeebe8 <__read_chk@plt+0xfea89814> │ │ │ │ + blx feaeeb78 <__read_chk@plt+0xfea897a4> │ │ │ │ ldrbtmi r4, [r8], #-2134 @ 0xfffff7aa │ │ │ │ - ldc2 1, cr15, [r8], {80} @ 0x50 │ │ │ │ + mcrr2 1, 5, pc, r0, cr0 @ │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ stmdbvc r3!, {r2, r3, r5, sl, sp} │ │ │ │ ldrtmi r6, [r0], -r0, lsr #32 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0xf1197123 │ │ │ │ @ instruction: 0xf150fea3 │ │ │ │ - ldrtmi pc, [r2], -r9, lsl #25 @ │ │ │ │ + @ instruction: 0x4632fc31 │ │ │ │ eorvs r4, r0, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf0979830 │ │ │ │ stmdami fp, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - blls 931bc4 <__read_chk@plt+0x8cc7f0> │ │ │ │ + blls 9319f4 <__read_chk@plt+0x8cc620> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r8, fp, ip, pc} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0xf101710b │ │ │ │ stmdblt sl, {r2, r3, r4, r8, r9} │ │ │ │ tstcc r4, #44032 @ 0xac00 │ │ │ │ strcs r4, [r0], #-2114 @ 0xfffff7be │ │ │ │ ldrbtmi r6, [r8], #-28 @ 0xffffffe4 │ │ │ │ - stc2l 1, cr15, [sl], #-320 @ 0xfffffec0 │ │ │ │ + ldc2 1, cr15, [r2], {80} @ 0x50 │ │ │ │ strtmi r9, [r2], -fp, lsr #22 │ │ │ │ andsvs r4, r8, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0974618 │ │ │ │ ldmdami sp!, {r0, r1, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - blls 6f1b84 <__read_chk@plt+0x68c7b0> │ │ │ │ + blls 6f19b4 <__read_chk@plt+0x68c5e0> │ │ │ │ bicsne pc, r4, r3, lsr #13 │ │ │ │ ldmdavs sl, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls c0ee4c <__read_chk@plt+0xba9a78> │ │ │ │ + blls c0eddc <__read_chk@plt+0xba9a08> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdami r4!, {r0, r1, r6, r9, pc} │ │ │ │ andsvs r2, ip, r0, lsl #8 │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - cdpls 12, 1, cr15, cr8, cr9, {2} │ │ │ │ + vmovls.s16 pc, d24[1] │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ bicsne pc, r4, #174063616 @ 0xa600000 │ │ │ │ ldmdals r1!, {r3, r4, r9, sp, lr} │ │ │ │ - blx 13eeca0 <__read_chk@plt+0x13898cc> │ │ │ │ + blx 13eec30 <__read_chk@plt+0x138985c> │ │ │ │ ldrbtmi r4, [r8], #-2093 @ 0xfffff7d3 │ │ │ │ - ldc2 1, cr15, [ip], #-320 @ 0xfffffec0 │ │ │ │ + blx ff9eef1e <__read_chk@plt+0xff989b4a> │ │ │ │ @ instruction: 0xf6a69b21 │ │ │ │ ldmdavs sl, {r3, r5, r7, r8, ip} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 7cee90 <__read_chk@plt+0x769abc> │ │ │ │ + blls 7cee20 <__read_chk@plt+0x769a4c> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blcc 5d3150 <__read_chk@plt+0x56dd7c> │ │ │ │ + blcc 5d30e0 <__read_chk@plt+0x56dd0c> │ │ │ │ @ instruction: 0x2001e1b7 │ │ │ │ - b a42cd4 <__read_chk@plt+0x9dd900> │ │ │ │ + b a42c64 <__read_chk@plt+0x9dd890> │ │ │ │ andsvc r0, r6, #0, 12 │ │ │ │ - blx 11912a8 <__read_chk@plt+0x112bed4> │ │ │ │ + blx 1191238 <__read_chk@plt+0x112be64> │ │ │ │ ldrbeq pc, [r6, r4, lsl #4] @ │ │ │ │ mcrge 5, 6, pc, cr0, cr14, {3} @ │ │ │ │ mrclt 7, 5, APSR_nzcv, cr6, cr14, {7} │ │ │ │ @ instruction: 0xffffd99b │ │ │ │ - mlaeq pc, r0, r9, r9 @ │ │ │ │ - andseq r7, sl, lr, lsr #28 │ │ │ │ + mlaeq pc, r4, r8, r9 @ │ │ │ │ + andseq r7, sl, r2, asr #26 │ │ │ │ andeq r1, r0, r4, ror r6 │ │ │ │ - andseq r7, sl, r2, lsr #25 │ │ │ │ - andseq r7, sl, ip, asr #27 │ │ │ │ + @ instruction: 0x001a7bb6 │ │ │ │ + andseq r7, sl, r0, ror #25 │ │ │ │ andeq r0, r0, r4, lsl #31 │ │ │ │ - andseq r7, sl, ip, ror #26 │ │ │ │ + andseq r7, sl, r0, lsl #25 │ │ │ │ andeq r0, r0, ip, asr sp │ │ │ │ - andseq r7, sl, ip, lsl #26 │ │ │ │ + andseq r7, sl, r0, lsr #24 │ │ │ │ andeq r1, r0, r0 │ │ │ │ - andseq r7, sl, r8, lsl #25 │ │ │ │ + mulseq sl, ip, fp │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - andseq r7, sl, r4, lsl ip │ │ │ │ + andseq r7, sl, r8, lsr #22 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ - andseq r7, sl, r2, lsr #23 │ │ │ │ + @ instruction: 0x001a7ab6 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - andseq r7, sl, r6, asr fp │ │ │ │ - eoreq r6, r8, lr, lsr #32 │ │ │ │ - eoreq sl, sp, lr, asr sl │ │ │ │ - eoreq r9, pc, r2, ror #4 │ │ │ │ - andseq r7, sl, r2, ror r7 │ │ │ │ - eorseq fp, r6, lr, asr pc │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r7, sl, r6, lsr r6 │ │ │ │ - @ instruction: 0x001a75f4 │ │ │ │ - eoreq r1, sp, r2, asr r1 │ │ │ │ - andseq r7, sl, r8, asr #4 │ │ │ │ - andseq fp, r9, r4, asr #18 │ │ │ │ - andseq r7, sl, r2, lsl r2 │ │ │ │ - blls c19f64 <__read_chk@plt+0xbb4b90> │ │ │ │ + andseq r7, sl, sl, ror #20 │ │ │ │ + eoreq r5, r8, r2, asr #30 │ │ │ │ + eoreq sl, sp, r2, ror r9 │ │ │ │ + eoreq r9, pc, r6, ror #2 │ │ │ │ + andseq r7, sl, r6, lsl #13 │ │ │ │ + eorseq fp, r6, lr, asr #31 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq r7, sl, sl, asr #10 │ │ │ │ + andseq r7, sl, r8, lsl #10 │ │ │ │ + eoreq r1, sp, r6, rrx │ │ │ │ + andseq r7, sl, ip, asr r1 │ │ │ │ + andseq fp, r9, ip, lsl #17 │ │ │ │ + andseq r7, sl, r6, lsr #2 │ │ │ │ + blls c19ef4 <__read_chk@plt+0xbb4b20> │ │ │ │ eorsvs pc, r6, #692060160 @ 0x29400000 │ │ │ │ orrcs pc, r4, r5, lsr #13 │ │ │ │ tstls ip, r8, lsl #6 │ │ │ │ @ instruction: 0xf5a5931b │ │ │ │ @ instruction: 0xf6a56115 │ │ │ │ tstls sp, ip, lsl #7 │ │ │ │ @ instruction: 0xf6a54629 │ │ │ │ @@ -79331,23 +79303,23 @@ │ │ │ │ @ instruction: 0xf8c9301c │ │ │ │ @ instruction: 0xf6a53000 │ │ │ │ bicsvs r3, r4, ip, asr #7 │ │ │ │ @ instruction: 0x201cf8dc │ │ │ │ @ instruction: 0xf6a5601a │ │ │ │ ldmibvs sl!, {r3, r6, r7, r8, r9, ip, sp}^ │ │ │ │ andsmi pc, ip, r8, asr #17 │ │ │ │ - blls 7cabec <__read_chk@plt+0x765818> │ │ │ │ + blls 7cab7c <__read_chk@plt+0x7657a8> │ │ │ │ andsmi pc, ip, lr, asr #17 │ │ │ │ andsmi pc, ip, ip, asr #17 │ │ │ │ @ instruction: 0xf6a569da │ │ │ │ mvnsvs r3, r4, asr #7 │ │ │ │ - blls 7cac00 <__read_chk@plt+0x76582c> │ │ │ │ + blls 7cab90 <__read_chk@plt+0x7657bc> │ │ │ │ @ instruction: 0xf6a561dc │ │ │ │ ldmibvs sl, {r3, r4, r6, r8, r9, sp}^ │ │ │ │ - blls a4b314 <__read_chk@plt+0x9e5f40> │ │ │ │ + blls a4b2a4 <__read_chk@plt+0x9e5ed0> │ │ │ │ stmdals fp!, {r0, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf6a5601a │ │ │ │ @ instruction: 0xf8da33b8 │ │ │ │ @ instruction: 0xf8ca201c │ │ │ │ andsvs r4, sl, ip, lsl r0 │ │ │ │ @ instruction: 0x33a4f6a5 │ │ │ │ bicvs r6, ip, sl, asr #19 │ │ │ │ @@ -79362,24 +79334,24 @@ │ │ │ │ rsbsne pc, ip, r5, lsr #13 │ │ │ │ andvs r6, fp, r3, asr #19 │ │ │ │ str r6, [r4], #452 @ 0x1c4 │ │ │ │ ldrbtmi r4, [fp], #-3054 @ 0xfffff412 │ │ │ │ ldrmi r9, [r9], -r3, lsr #6 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs fp, {r2, r4, r6, r7, r8, r9, ip, sp} │ │ │ │ - blcs d7868 <__read_chk@plt+0x72494> │ │ │ │ + blcs d77f8 <__read_chk@plt+0x72424> │ │ │ │ @ instruction: 0x81a9f000 │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ @ instruction: 0xf8d333bc │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - bls 6d3288 <__read_chk@plt+0x66deb4> │ │ │ │ + bls 6d3218 <__read_chk@plt+0x66de44> │ │ │ │ @ instruction: 0xf6a24be4 │ │ │ │ ldrbtmi r3, [fp], #-712 @ 0xfffffd38 │ │ │ │ - bvc 78cc64 <__read_chk@plt+0x727890> │ │ │ │ + bvc 78cbf4 <__read_chk@plt+0x727820> │ │ │ │ @ instruction: 0xf003901b │ │ │ │ andsls r0, ip, #268435456 @ 0x10000000 │ │ │ │ stmibeq r0, {r0, r1, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ subeq pc, r0, #201326595 @ 0xc000003 │ │ │ │ vmov.i32 d25, #48384 @ 0x0000bd00 │ │ │ │ andsls r0, pc, #192, 4 │ │ │ │ andne pc, r0, #201326595 @ 0xc000003 │ │ │ │ @@ -79387,45 +79359,45 @@ │ │ │ │ vmlal.u , d3, d0[0] │ │ │ │ eorls r1, r1, #128, 6 │ │ │ │ stmdacs r0, {r1, r5, r8, r9, ip, pc} │ │ │ │ cmnphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ ldmdavs ip, {r2, r6, r7, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blls a5320c <__read_chk@plt+0x9ede38> │ │ │ │ - blcs cccd4 <__read_chk@plt+0x67900> │ │ │ │ + blls a5319c <__read_chk@plt+0x9eddc8> │ │ │ │ + blcs ccc64 <__read_chk@plt+0x67890> │ │ │ │ strcs fp, [r0, #-3852] @ 0xfffff0f4 │ │ │ │ streq pc, [r1, #-5] │ │ │ │ subsle r2, r5, r0, lsl #26 │ │ │ │ - bcs d0ce0 <__read_chk@plt+0x6b90c> │ │ │ │ + bcs d0c70 <__read_chk@plt+0x6b89c> │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6a29a18 │ │ │ │ ldmdavs r2, {r3, r4, r5, r7, r9, ip, sp} │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0062600 │ │ │ │ cdpcs 6, 0, cr0, cr0, cr1, {0} │ │ │ │ stcge 4, cr15, [r4, #-252]! @ 0xffffff04 │ │ │ │ stccs 8, cr7, [r0, #-84] @ 0xffffffac │ │ │ │ stcge 4, cr15, [r2, #-508]! @ 0xfffffe04 │ │ │ │ - bmi ff1da100 <__read_chk@plt+0xff174d2c> │ │ │ │ + bmi ff1da090 <__read_chk@plt+0xff174cbc> │ │ │ │ strcc pc, [r4, #1701]! @ 0x6a5 │ │ │ │ stmdavs sp!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ cdpls 13, 1, cr10, cr8, cr0, {1} │ │ │ │ @ instruction: 0xf6a64dc0 │ │ │ │ ldrbtmi r3, [sp], #-1740 @ 0xfffff934 │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {1} │ │ │ │ ldcge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ mrcmi 15, 5, r9, cr13, cr8, {0} │ │ │ │ ldrcc pc, [r4, r7, lsr #13]! │ │ │ │ ldmdavs pc!, {r1, r2, r3, r4, r5, r6, sl, lr} @ │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ ldmdals r8, {r2, r3, r4, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf5a04fb9 │ │ │ │ - ldrbtmi r6, [pc], #-3131 @ b2cdc <__read_chk@plt+0x4d908> │ │ │ │ + ldrbtmi r6, [pc], #-3131 @ b2c6c <__read_chk@plt+0x4d898> │ │ │ │ ldrdgt pc, [r0], -ip │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldcge 4, cr15, [sl, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xf8df9818 │ │ │ │ @ instruction: 0xf6a0c2d4 │ │ │ │ ldrbtmi r3, [ip], #3756 @ 0xeac │ │ │ │ ldrd pc, [r0], -lr │ │ │ │ @@ -79434,210 +79406,210 @@ │ │ │ │ @ instruction: 0xf8df9818 │ │ │ │ @ instruction: 0xf6a0e2c0 │ │ │ │ ldrbtmi r3, [lr], #2216 @ 0x8a8 │ │ │ │ ldrdhi pc, [r0], -r8 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldcge 4, cr15, [r4, #-508] @ 0xfffffe04 │ │ │ │ adchi pc, ip, #14614528 @ 0xdf0000 │ │ │ │ - str r4, [pc, #-1272] @ b2828 <__read_chk@plt+0x4d454> │ │ │ │ + str r4, [pc, #-1272] @ b27b8 <__read_chk@plt+0x4d3e4> │ │ │ │ ldrbtmi r4, [fp], #-2986 @ 0xfffff456 │ │ │ │ strmi lr, [r6], -sl, lsr #15 │ │ │ │ - bllt f0d24 <__read_chk@plt+0x8b950> │ │ │ │ + bllt f0cb4 <__read_chk@plt+0x8b8e0> │ │ │ │ @ instruction: 0xf1039b19 │ │ │ │ @ instruction: 0xf7fe0414 │ │ │ │ - blls ba118c <__read_chk@plt+0xb3bdb8> │ │ │ │ + blls ba111c <__read_chk@plt+0xb3bd48> │ │ │ │ ldreq pc, [r0], #-419 @ 0xfffffe5d │ │ │ │ - blt 6f0d38 <__read_chk@plt+0x68b964> │ │ │ │ + blt 6f0cc8 <__read_chk@plt+0x68b8f4> │ │ │ │ strcc r9, [r4], #-3104 @ 0xfffff3e0 │ │ │ │ stmiblt r7!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1504610 │ │ │ │ - andcs pc, r0, #765952 @ 0xbb000 │ │ │ │ + andcs pc, r0, #405504 @ 0x63000 │ │ │ │ ldrmi r6, [r1], -r0, lsr #32 │ │ │ │ @ instruction: 0xf097982c │ │ │ │ ldmmi sp, {r0, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4478 │ │ │ │ - blcc 6e2870 <__read_chk@plt+0x67d49c> │ │ │ │ + blcc 6e2800 <__read_chk@plt+0x67d42c> │ │ │ │ ldmdals sp, {r9, sp} │ │ │ │ andsvs r4, sl, r1, lsl r6 │ │ │ │ @ instruction: 0xf8b6f097 │ │ │ │ ldrbtmi r4, [r8], #-2200 @ 0xfffff768 │ │ │ │ - blx fea6f2b8 <__read_chk@plt+0xfea09ee4> │ │ │ │ + blx 146f248 <__read_chk@plt+0x1409e74> │ │ │ │ @ instruction: 0xf6a39b18 │ │ │ │ - blls 8fb4f0 <__read_chk@plt+0x89611c> │ │ │ │ + blls 8fb480 <__read_chk@plt+0x8960ac> │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ stmdblt r2, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ andcs r3, r0, #8, 22 @ 0x2000 │ │ │ │ ldrmi r9, [r1], -r2, lsr #16 │ │ │ │ @ instruction: 0xf097601a │ │ │ │ stmmi sp, {r0, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - blls 6f17dc <__read_chk@plt+0x68c408> │ │ │ │ + blls 6f160c <__read_chk@plt+0x68c238> │ │ │ │ msrvs CPSR_fxc, r3, lsr #11 │ │ │ │ ldmdavs sl, {r0, r5, r8, r9, fp, ip, pc} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs cf1f8 <__read_chk@plt+0x69e24> │ │ │ │ + bcs cf188 <__read_chk@plt+0x69db4> │ │ │ │ ldmdbge fp!, {r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ ldreq pc, [r4], #-423 @ 0xfffffe59 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldmdblt r5!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdami pc!, {r2, r3, r8, r9, fp, ip, sp}^ @ │ │ │ │ andsvs r2, ip, r0, lsl #8 │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - vnmlals.f32 s30, s16, s27 │ │ │ │ + mrcls 10, 0, APSR_nzcv, cr8, cr5, {0} │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0x13a8f6a6 │ │ │ │ ldmdals r2!, {r3, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xf870f097 │ │ │ │ ldrbtmi r4, [r8], #-2168 @ 0xfffff788 │ │ │ │ - blx 18ef344 <__read_chk@plt+0x1889f70> │ │ │ │ + blx 2ef2d4 <__read_chk@plt+0x289f00> │ │ │ │ @ instruction: 0xf6a69b21 │ │ │ │ ldmdavs sl, {r2, r3, r4, r5, r6, r8, ip} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0xf1a5710b │ │ │ │ tstlt sl, r8, lsr #6 │ │ │ │ msreq CPSR_, #1073741865 @ 0x40000029 │ │ │ │ strcs r4, [r0], #-2159 @ 0xfffff791 │ │ │ │ ldrbtmi r6, [r8], #-28 @ 0xffffffe4 │ │ │ │ - blx 136f370 <__read_chk@plt+0x1309f9c> │ │ │ │ + @ instruction: 0xf9f2f150 │ │ │ │ @ instruction: 0x46229e18 │ │ │ │ @ instruction: 0xf6a64621 │ │ │ │ andsvs r1, r8, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xf0979834 │ │ │ │ stmdami r9!, {r0, r2, r3, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1504478 │ │ │ │ - blls 931740 <__read_chk@plt+0x8cc36c> │ │ │ │ + blls 931570 <__read_chk@plt+0x8cc19c> │ │ │ │ tstpvs r5, r6, lsr #11 @ p-variant is OBSOLETE │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ movweq pc, #49413 @ 0xc105 @ │ │ │ │ @ instruction: 0x1d2bb902 │ │ │ │ ldmdals r3!, {sl, sp} │ │ │ │ @ instruction: 0x4622601c │ │ │ │ @ instruction: 0xf0974621 │ │ │ │ ldmdbmi sp, {r0, r1, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7b14479 │ │ │ │ - @ instruction: 0xf150ee16 │ │ │ │ - blls 6f1704 <__read_chk@plt+0x68c330> │ │ │ │ + @ instruction: 0xf150ee4e │ │ │ │ + blls 6f1534 <__read_chk@plt+0x68c160> │ │ │ │ @ instruction: 0xf6a34621 │ │ │ │ ldmdbvc r3, {r2, r5, r9, ip} │ │ │ │ ldmdami r7, {r4, sp, lr}^ │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ ldrbtmi r7, [r8], #-275 @ 0xfffffeed │ │ │ │ andcc r2, r8, sp, lsl r2 │ │ │ │ - b ff2f0d6c <__read_chk@plt+0xff28b998> │ │ │ │ - blt fe9b0ea4 <__read_chk@plt+0xfe94bad0> │ │ │ │ + bl f0cfc <__read_chk@plt+0x8b928> │ │ │ │ + blt fe9b0e34 <__read_chk@plt+0xfe94ba60> │ │ │ │ ldr r3, [sl, #776]! @ 0x308 │ │ │ │ ldrbtmi r4, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ ldrmi r9, [r9], -r3, lsr #6 │ │ │ │ - blmi 14ac92c <__read_chk@plt+0x1447558> │ │ │ │ + blmi 14ac8bc <__read_chk@plt+0x14474e8> │ │ │ │ @ instruction: 0xe6dd447b │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - ldm r8, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r0, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x00de43c3 │ │ │ │ - bllt fe170ecc <__read_chk@plt+0xfe10baf8> │ │ │ │ + bllt fe170e5c <__read_chk@plt+0xfe10ba88> │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - ldm r0, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x00dd43c3 │ │ │ │ - bllt 1c30edc <__read_chk@plt+0x1bcbb08> │ │ │ │ + bllt 1c30e6c <__read_chk@plt+0x1bcba98> │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - stm r8, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r0, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x00e443c4 │ │ │ │ - bllt d30eec <__read_chk@plt+0xccbb18> │ │ │ │ - @ instruction: 0xf9e8f150 │ │ │ │ + bllt d30e7c <__read_chk@plt+0xccbaa8> │ │ │ │ + @ instruction: 0xf990f150 │ │ │ │ ldmdalt r3, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9e4f150 │ │ │ │ + @ instruction: 0xf98cf150 │ │ │ │ stmdalt r2!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xf9e0f150 │ │ │ │ + @ instruction: 0xf988f150 │ │ │ │ stmlt r1, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9dcf150 │ │ │ │ + @ instruction: 0xf984f150 │ │ │ │ ldmdblt pc, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ - @ instruction: 0xf9d8f150 │ │ │ │ + @ instruction: 0xf980f150 │ │ │ │ stmiblt r5, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9d4f150 │ │ │ │ + @ instruction: 0xf97cf150 │ │ │ │ stmiblt lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9d0f150 │ │ │ │ + @ instruction: 0xf978f150 │ │ │ │ @ instruction: 0xf7fe4606 │ │ │ │ @ instruction: 0xf150ba01 │ │ │ │ - @ instruction: 0xf7fef9cb │ │ │ │ + @ instruction: 0xf7fef973 │ │ │ │ mcrrvs 9, 13, fp, r3, cr1 @ │ │ │ │ ldcmi 5, cr14, [r1], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xe692447c │ │ │ │ ldrbtmi r4, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ pkhbt r9, r7, fp, lsl #6 │ │ │ │ ldrsbtlt pc, [ip], pc @ │ │ │ │ @ instruction: 0xf7ff44fb │ │ │ │ @ instruction: 0xf8dfbbb3 │ │ │ │ ldrbtmi sl, [sl], #184 @ 0xb8 │ │ │ │ - blmi c2c8d4 <__read_chk@plt+0xbc7500> │ │ │ │ + blmi c2c864 <__read_chk@plt+0xbc7490> │ │ │ │ tstls sl, #2063597568 @ 0x7b000000 │ │ │ │ strcc lr, [ip, #-1618] @ 0xfffff9ae │ │ │ │ ldmiblt fp, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stc2l 0, cr15, [r8], {150} @ 0x96 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r7, r8, r9, fp, sp, pc} │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ @ instruction: 0xf50d9300 │ │ │ │ @ instruction: 0x93246385 │ │ │ │ vst1.8 {d20-d22}, [pc :64], r8 │ │ │ │ ldrmi r5, [r9], -r0, lsl #7 │ │ │ │ - svc 0x00a4f7b1 │ │ │ │ + svc 0x00dcf7b1 │ │ │ │ andcs r9, r0, #24, 22 @ 0x6000 │ │ │ │ ldrbcs pc, [pc, -r3, lsl #17] @ │ │ │ │ - bllt fe230f94 <__read_chk@plt+0xfe1cbbc0> │ │ │ │ - ldc 7, cr15, [r0, #-708] @ 0xfffffd3c │ │ │ │ + bllt fe230f24 <__read_chk@plt+0xfe1cbb50> │ │ │ │ + stcl 7, cr15, [r8, #-708] @ 0xfffffd3c │ │ │ │ @ instruction: 0xf85b4a1d │ │ │ │ @ instruction: 0xf7fe2002 │ │ │ │ svclt 0x0000bdbc │ │ │ │ - eoreq r8, pc, r2, asr sp @ │ │ │ │ - eorseq sl, ip, r2, ror #17 │ │ │ │ - mlaeq pc, ip, ip, r8 @ │ │ │ │ - eoreq r8, pc, sl, lsl #25 │ │ │ │ - eoreq r8, pc, r8, ror ip @ │ │ │ │ - eoreq r8, pc, r6, ror #24 │ │ │ │ - eoreq r8, pc, lr, asr #24 │ │ │ │ - eoreq r8, pc, r6, lsr ip @ │ │ │ │ - eoreq r8, pc, r4, lsr #24 │ │ │ │ - eoreq r8, pc, lr, lsl ip @ │ │ │ │ - andseq r6, sl, r8, asr #29 │ │ │ │ - eoreq r1, r3, lr, lsl #22 │ │ │ │ - andseq r7, sl, r8, lsr #4 │ │ │ │ - andseq fp, r9, ip, ror r5 │ │ │ │ - andseq r6, sl, lr, ror #28 │ │ │ │ - andseq fp, r9, sl, lsr r5 │ │ │ │ - andseq r6, sl, ip, lsr lr │ │ │ │ - andseq r7, sl, ip, lsr #2 │ │ │ │ - eorseq sl, ip, r2, ror #12 │ │ │ │ - eoreq r8, pc, lr, lsl #21 │ │ │ │ - eoreq r8, pc, r4, lsl #21 │ │ │ │ - eoreq r8, pc, r8, lsl #20 │ │ │ │ - eoreq r8, pc, r2, lsl #20 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r8, pc, lr, ror #19 │ │ │ │ - eoreq r8, pc, r8, ror #19 │ │ │ │ - andseq r6, sl, lr, ror pc │ │ │ │ + eoreq r8, pc, r6, asr ip @ │ │ │ │ + eorseq sl, ip, r2, asr r9 │ │ │ │ + eoreq r8, pc, r0, lsr #23 │ │ │ │ + eoreq r8, pc, lr, lsl #23 │ │ │ │ + eoreq r8, pc, ip, ror fp @ │ │ │ │ + eoreq r8, pc, sl, ror #22 │ │ │ │ + eoreq r8, pc, r2, asr fp @ │ │ │ │ + eoreq r8, pc, sl, lsr fp @ │ │ │ │ + eoreq r8, pc, r8, lsr #22 │ │ │ │ + eoreq r8, pc, r2, lsr #22 │ │ │ │ + @ instruction: 0x001a6ddc │ │ │ │ + eoreq r1, r3, r2, lsr #20 │ │ │ │ + andseq r7, sl, ip, lsr r1 │ │ │ │ + andseq fp, r9, r4, asr #9 │ │ │ │ + andseq r6, sl, r2, lsl #27 │ │ │ │ + andseq fp, r9, r2, lsl #9 │ │ │ │ + andseq r6, sl, r0, asr sp │ │ │ │ + andseq r7, sl, r0, asr #32 │ │ │ │ + ldrsbteq sl, [ip], -r2 │ │ │ │ + mlaeq pc, r2, r9, r8 @ │ │ │ │ + eoreq r8, pc, r8, lsl #19 │ │ │ │ + eoreq r8, pc, ip, lsl #18 │ │ │ │ + eoreq r8, pc, r6, lsl #18 │ │ │ │ + strdeq r8, [pc], -ip @ │ │ │ │ + strdeq r8, [pc], -r2 @ │ │ │ │ + eoreq r8, pc, ip, ror #17 │ │ │ │ + mulseq sl, r2, lr │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ - bmi ff35f260 <__read_chk@plt+0xff2f9e8c> │ │ │ │ + bmi ff35f1f0 <__read_chk@plt+0xff2f9e1c> │ │ │ │ cdpmi 3, 12, cr2, cr10, cr0, {0} │ │ │ │ @ instruction: 0x460c447a │ │ │ │ ldrbtmi r9, [lr], #-776 @ 0xfffffcf8 │ │ │ │ strmi r4, [r5], -r8, asr #23 │ │ │ │ stmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -79647,144 +79619,144 @@ │ │ │ │ sbccc pc, r4, #13828096 @ 0xd30000 │ │ │ │ stmdbvs pc, {r0, r1, r5, r6, r8, r9, fp, ip, sp, pc} @ │ │ │ │ eorsle r2, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf10d6953 │ │ │ │ @ instruction: 0xf10d0820 │ │ │ │ @ instruction: 0xf8570924 │ │ │ │ @ instruction: 0xf0c80023 │ │ │ │ - bmi feff1b20 <__read_chk@plt+0xfef8c74c> │ │ │ │ + bmi feff1ab0 <__read_chk@plt+0xfef8c6dc> │ │ │ │ andls r4, r9, r1, lsl #12 │ │ │ │ @ instruction: 0x4643447a │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ stmdacs r1, {r0, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 12) @ │ │ │ │ @ instruction: 0xf0c84648 │ │ │ │ - blls 2f19cc <__read_chk@plt+0x28c5f8> │ │ │ │ + blls 2f195c <__read_chk@plt+0x28c588> │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - ldc2l 1, cr15, [r0, #216] @ 0xd8 │ │ │ │ - blmi fecc5b68 <__read_chk@plt+0xfec60794> │ │ │ │ + ldc2l 1, cr15, [r8, #-216]! @ 0xffffff28 │ │ │ │ + blmi fecc5af8 <__read_chk@plt+0xfec60724> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 38d10c <__read_chk@plt+0x327d38> │ │ │ │ + blls 38d09c <__read_chk@plt+0x327cc8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, sp, r1, asr r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blmi fec1f5bc <__read_chk@plt+0xfebba1e8> │ │ │ │ + blmi fec1f54c <__read_chk@plt+0xfebba178> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbvs pc, {r0, r2, r3, r5, r6, r7, pc}^ @ │ │ │ │ bicle r2, fp, r0, lsl #30 │ │ │ │ @ instruction: 0xf10d2000 │ │ │ │ @ instruction: 0xf0c80820 │ │ │ │ - bmi feab1ac0 <__read_chk@plt+0xfea4c6ec> │ │ │ │ + bmi feab1a50 <__read_chk@plt+0xfea4c67c> │ │ │ │ andls r4, r9, r1, lsl #12 │ │ │ │ @ instruction: 0x4643447a │ │ │ │ @ instruction: 0xf10d4628 │ │ │ │ @ instruction: 0xf7fd0924 │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strbmi sp, [r8], -lr, asr #3 │ │ │ │ @ instruction: 0xf0c82700 │ │ │ │ stmdals r8, {r0, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 1aef418 <__read_chk@plt+0x1a8a044> │ │ │ │ + blx 1aef3a8 <__read_chk@plt+0x1a89fd4> │ │ │ │ andls r4, r9, r2, lsl #13 │ │ │ │ svceq 0x0000f1ba │ │ │ │ rschi pc, r7, r0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r1, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ svccs 0x000080de │ │ │ │ rschi pc, sl, r0 │ │ │ │ - blcs cd20c <__read_chk@plt+0x67e38> │ │ │ │ + blcs cd19c <__read_chk@plt+0x67dc8> │ │ │ │ tstphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04f463b │ │ │ │ @ instruction: 0xf8530a00 │ │ │ │ @ instruction: 0xf10a2f04 │ │ │ │ - bcs b5938 <__read_chk@plt+0x50564> │ │ │ │ - b 14a791c <__read_chk@plt+0x1442548> │ │ │ │ + bcs b58c8 <__read_chk@plt+0x504f4> │ │ │ │ + b 14a78ac <__read_chk@plt+0x14424d8> │ │ │ │ movwls r0, #29578 @ 0x738a │ │ │ │ @ instruction: 0xf1361d18 │ │ │ │ - stmdavs r3!, {r0, r1, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andls r4, sl, r3, lsl #13 │ │ │ │ stmdacs r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ svcne 0x003add12 │ │ │ │ @ instruction: 0xf8522300 │ │ │ │ movwls r0, #28420 @ 0x6f04 │ │ │ │ @ instruction: 0xf1509205 │ │ │ │ - blls 27142c <__read_chk@plt+0x20c058> │ │ │ │ - bls 20d1e8 <__read_chk@plt+0x1a7e14> │ │ │ │ + blls 27125c <__read_chk@plt+0x20be88> │ │ │ │ + bls 20d178 <__read_chk@plt+0x1a7da4> │ │ │ │ eoreq pc, r3, fp, asr #16 │ │ │ │ stmdbvs r8, {r0, r8, r9, ip, sp}^ │ │ │ │ ldrdlt pc, [r8], -sp @ │ │ │ │ stclle 2, cr4, [lr], #608 @ 0x260 │ │ │ │ andcs r9, r0, #8, 22 @ 0x2000 │ │ │ │ eorcc pc, r0, fp, asr #16 │ │ │ │ ldrbmi r1, [r3, #-3139] @ 0xfffff3bd │ │ │ │ - ble 4579a4 <__read_chk@plt+0x3f25d0> │ │ │ │ + ble 457934 <__read_chk@plt+0x3f2560> │ │ │ │ streq lr, [r0, r7, lsl #22] │ │ │ │ svceq 0x0004f857 │ │ │ │ @ instruction: 0xf1509305 │ │ │ │ - blls 2313f8 <__read_chk@plt+0x1cc024> │ │ │ │ + blls 231228 <__read_chk@plt+0x1cbe54> │ │ │ │ eoreq pc, r3, fp, asr #16 │ │ │ │ @ instruction: 0xf8dd3301 │ │ │ │ ldrbmi fp, [r3, #-40] @ 0xffffffd8 │ │ │ │ - bls 2a796c <__read_chk@plt+0x242598> │ │ │ │ - beq ef2e4 <__read_chk@plt+0x89f10> │ │ │ │ + bls 2a78fc <__read_chk@plt+0x242528> │ │ │ │ + beq ef274 <__read_chk@plt+0x89ea0> │ │ │ │ @ instruction: 0x46594b70 │ │ │ │ @ instruction: 0xf84b20e9 │ │ │ │ ldrbmi sl, [r2], -r2 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xffb0f09b │ │ │ │ @ instruction: 0xf0caa80a │ │ │ │ stmdavs r3!, {r0, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstcs r1, r2, asr r6 │ │ │ │ @ instruction: 0xf0966918 │ │ │ │ stmdavs r6!, {r0, r1, r2, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, ror r8 │ │ │ │ @ instruction: 0xf1361d30 │ │ │ │ - stmdavs r6!, {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r6!, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ stmdavc r2, {r3, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r1, r8, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf86cf150 │ │ │ │ + @ instruction: 0xf814f150 │ │ │ │ rsbsvs r6, r0, r3, lsr #16 │ │ │ │ stmdavs r3, {r3, r4, r6, r8, r9, fp, sp, lr}^ │ │ │ │ andcc fp, r4, r3, lsl r1 │ │ │ │ - ldc2 1, cr15, [lr, #-216] @ 0xffffff28 │ │ │ │ - blcs d9e24 <__read_chk@plt+0x74a50> │ │ │ │ + stc2l 1, cr15, [r6], {54} @ 0x36 │ │ │ │ + blcs d9db4 <__read_chk@plt+0x749e0> │ │ │ │ ldmdavs r8, {r2, r4, r5, r6, ip, lr, pc} │ │ │ │ rsbsle r2, r1, r0, lsl #16 │ │ │ │ - blcs d1218 <__read_chk@plt+0x6be44> │ │ │ │ + blcs d11a8 <__read_chk@plt+0x6bdd4> │ │ │ │ @ instruction: 0xf7b1d06e │ │ │ │ - @ instruction: 0x4606ee56 │ │ │ │ + strmi lr, [r6], -lr, lsl #29 │ │ │ │ ldrsbge pc, [ip, #-143] @ 0xffffff71 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x465144fa │ │ │ │ - mcrr 7, 11, pc, r4, cr1 @ │ │ │ │ - mcr 7, 2, pc, cr10, cr1, {5} @ │ │ │ │ + ldcl 7, cr15, [ip], #-708 @ 0xfffffd3c │ │ │ │ + mcr 7, 4, pc, cr2, cr1, {5} @ │ │ │ │ strcc r4, [pc], -r6, lsl #8 │ │ │ │ @ instruction: 0xf1364630 │ │ │ │ - blls 332c20 <__read_chk@plt+0x2cd84c> │ │ │ │ + blls 332a50 <__read_chk@plt+0x2cd67c> │ │ │ │ tstlt r3, r3, lsl #13 │ │ │ │ - blcs cdca8 <__read_chk@plt+0x688d4> │ │ │ │ + blcs cdc38 <__read_chk@plt+0x68864> │ │ │ │ stmdbmi lr, {r2, r3, r4, r6, r9, fp, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b14479 │ │ │ │ - blls 32e314 <__read_chk@plt+0x2c8f40> │ │ │ │ + blls 32e384 <__read_chk@plt+0x2c8fb0> │ │ │ │ rsble r2, pc, r0, lsl #22 │ │ │ │ - blcs cd2c0 <__read_chk@plt+0x67eec> │ │ │ │ + blcs cd250 <__read_chk@plt+0x67e7c> │ │ │ │ ldmdavc sl, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ - blmi 12e1684 <__read_chk@plt+0x127c2b0> │ │ │ │ + blmi 12e1614 <__read_chk@plt+0x127c240> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r1, #67108864 @ 0x4000000 │ │ │ │ ldrtmi r4, [r1], -r6, asr #22 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7b133ff │ │ │ │ - @ instruction: 0xf04fee30 │ │ │ │ + @ instruction: 0xf04fee68 │ │ │ │ @ instruction: 0xf80b0a00 │ │ │ │ ldrbmi sl, [r2], -r6 │ │ │ │ stmdavs r1!, {r3, r5, r9, sl, lr} │ │ │ │ stmdbvs r9, {r0, r1, r3, r6, r8, r9, fp, sp, lr} │ │ │ │ andlt pc, r4, r3, asr #17 │ │ │ │ ldc2 7, cr15, [r4, #-880]! @ 0xfffffc90 │ │ │ │ @ instruction: 0x46526839 │ │ │ │ @@ -79795,145 +79767,145 @@ │ │ │ │ stmdals r8, {r0, r1, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf98ef0c8 │ │ │ │ strmi r6, [r2], r3, lsr #16 │ │ │ │ ldmdbvs fp, {r0, r3, ip, pc}^ │ │ │ │ eoreq pc, r3, r7, asr r8 @ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdbls r8, {r0, r1, r2, r3, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ - mcr 7, 5, pc, cr8, cr1, {5} @ │ │ │ │ + mcr 7, 7, pc, cr0, cr1, {5} @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdbmi lr!, {r0, r3, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ pushmi {r0, r1, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b14479 │ │ │ │ - andcs lr, r3, #232, 22 @ 0x3a000 │ │ │ │ + andcs lr, r3, #32, 24 @ 0x2000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0502004 │ │ │ │ strb pc, [sp], r9, asr #21 @ │ │ │ │ ldr r2, [r1, r3, lsl #12] │ │ │ │ ldrtmi r2, [sl], r4 │ │ │ │ str r9, [r2, -r7, lsl #14]! │ │ │ │ andcs r4, r5, #84934656 @ 0x5100000 │ │ │ │ @ instruction: 0xf7b12000 │ │ │ │ - blls 32e25c <__read_chk@plt+0x2c8e88> │ │ │ │ + blls 32e2cc <__read_chk@plt+0x2c8ef8> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmdavc r1, {r1, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ - bmi 8a1734 <__read_chk@plt+0x83c360> │ │ │ │ - bvs fe7844fc <__read_chk@plt+0xfe71f128> │ │ │ │ + bmi 8a16c4 <__read_chk@plt+0x83c2f0> │ │ │ │ + bvs fe78448c <__read_chk@plt+0xfe71f0b8> │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ andcs r2, r1, #134217728 @ 0x8000000 │ │ │ │ andls r4, r1, ip, lsl fp │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7b133ff │ │ │ │ - sbfx lr, r4, #27, #3 │ │ │ │ + str lr, [r2, ip, lsl #28]! │ │ │ │ ldrbtmi r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ - blmi 6ed184 <__read_chk@plt+0x687db0> │ │ │ │ + blmi 6ed114 <__read_chk@plt+0x687d40> │ │ │ │ @ instruction: 0xe790447b │ │ │ │ ldrbtmi r4, [sl], #-2583 @ 0xfffff5e9 │ │ │ │ - bmi 6ad2e0 <__read_chk@plt+0x647f0c> │ │ │ │ + bmi 6ad270 <__read_chk@plt+0x647e9c> │ │ │ │ @ instruction: 0xe7e4447a │ │ │ │ ldrmi r2, [sl], r4 │ │ │ │ ldrbt r9, [r6], r7, lsl #6 │ │ │ │ - bl df1218 <__read_chk@plt+0xd8be44> │ │ │ │ - eorseq fp, r6, r4, asr r8 │ │ │ │ - eorseq fp, r6, lr, asr #16 │ │ │ │ + bl 1bf11a8 <__read_chk@plt+0x1b8bdd4> │ │ │ │ + eorseq fp, r6, r4, asr #17 │ │ │ │ + ldrhteq fp, [r6], -lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r6, sl, ip, ror #30 │ │ │ │ - eorseq fp, r6, r8, ror #15 │ │ │ │ + andseq r6, sl, r0, lsl #29 │ │ │ │ + eorseq fp, r6, r8, asr r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r6, sl, ip, lsl #30 │ │ │ │ - andseq r6, sl, ip, lsr #28 │ │ │ │ - andseq r6, sl, r4, lsl #28 │ │ │ │ - @ instruction: 0x0019c9f4 │ │ │ │ - andseq r8, r9, sl, ror #18 │ │ │ │ - andseq r6, sl, r2, lsr #26 │ │ │ │ - andseq r6, sl, r0, lsr sp │ │ │ │ - andseq ip, r9, r0, asr #18 │ │ │ │ - andseq r6, sl, lr, lsr sp │ │ │ │ - andseq ip, r9, lr, lsl r9 │ │ │ │ - andseq ip, r9, r8, lsl r9 │ │ │ │ - andseq ip, r9, r2, lsl r9 │ │ │ │ - andseq ip, r9, ip, lsl #18 │ │ │ │ + andseq r6, sl, r0, lsr #28 │ │ │ │ + andseq r6, sl, r0, asr #26 │ │ │ │ + andseq r6, sl, r8, lsl sp │ │ │ │ + andseq ip, r9, r8, lsl #18 │ │ │ │ + @ instruction: 0x001988b2 │ │ │ │ + andseq r6, sl, r6, lsr ip │ │ │ │ + andseq r6, sl, r4, asr #24 │ │ │ │ + andseq ip, r9, r4, asr r8 │ │ │ │ + andseq r6, sl, r2, asr ip │ │ │ │ + andseq ip, r9, r2, lsr r8 │ │ │ │ + andseq ip, r9, ip, lsr #16 │ │ │ │ + andseq ip, r9, r6, lsr #16 │ │ │ │ + andseq ip, r9, r0, lsr #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec0a5ac <__read_chk@plt+0xfeba51d8> │ │ │ │ + bl fec0a53c <__read_chk@plt+0xfeba5168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ ldrmi r4, [sp], -r8, lsl #12 │ │ │ │ @ instruction: 0xf7da4616 │ │ │ │ stmdbmi pc, {r0, r1, r2, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ andcs r6, r5, #2555904 @ 0x270000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bl 1cf1290 <__read_chk@plt+0x1c8bebc> │ │ │ │ + bl feaf1220 <__read_chk@plt+0xfea8be4c> │ │ │ │ andcs r4, r5, #12, 18 @ 0x30000 │ │ │ │ ldrbtmi r6, [r9], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xf7b12000 │ │ │ │ - stmdavs r7!, {r1, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xff72f14f │ │ │ │ + stmdavs r7!, {r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xff1af14f │ │ │ │ andcs r6, r0, #2162688 @ 0x210000 │ │ │ │ rsbsvs r2, r8, r2, lsl #6 │ │ │ │ - bls 24b914 <__read_chk@plt+0x1e6540> │ │ │ │ - bls 28bc18 <__read_chk@plt+0x226844> │ │ │ │ + bls 24b8a4 <__read_chk@plt+0x1e64d0> │ │ │ │ + bls 28bba8 <__read_chk@plt+0x2267d4> │ │ │ │ bicvs r6, sp, lr, lsl #2 │ │ │ │ smlalbbhi r6, fp, sl, r1 │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - andseq r6, sl, r4, lsr #25 │ │ │ │ - @ instruction: 0x001a6cbe │ │ │ │ + @ instruction: 0x001a6bb8 │ │ │ │ + @ instruction: 0x001a6bd2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ ldrsbtge pc, [r8], -sp @ │ │ │ │ ldmib sp, {r3, r9, sl, lr}^ │ │ │ │ strmi r7, [ip], -sl, lsl #12 │ │ │ │ ldrmi r9, [r1], ip, lsl #26 │ │ │ │ @ instruction: 0xf7da4698 │ │ │ │ @ instruction: 0xf1bafda1 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf8ca6823 │ │ │ │ - blls 3ff438 <__read_chk@plt+0x39a064> │ │ │ │ + blls 3ff3c8 <__read_chk@plt+0x399ff4> │ │ │ │ stmdavs r3!, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ andne lr, sp, #3457024 @ 0x34c000 │ │ │ │ @ instruction: 0xb1224610 │ │ │ │ @ instruction: 0xb1006b90 │ │ │ │ stmib r2, {r0, r1, r6, r8, r9, sp, lr}^ │ │ │ │ tstlt r1, sp, lsl #6 │ │ │ │ stmib r3, {r1, r3, r7, r8, r9, sp, lr}^ │ │ │ │ ldmdbmi ip, {r0, r2, r3, sp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf7b14479 │ │ │ │ - stmdavs r3!, {r2, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca9a08 │ │ │ │ strtmi r0, [r0], -r4, lsr #32 │ │ │ │ - bls 30b8dc <__read_chk@plt+0x2a6508> │ │ │ │ - bvs fe74b9e0 <__read_chk@plt+0xfe6e660c> │ │ │ │ + bls 30b86c <__read_chk@plt+0x2a6498> │ │ │ │ + bvs fe74b970 <__read_chk@plt+0xfe6e659c> │ │ │ │ andls pc, r4, r3, asr #17 │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ strvc lr, [r7], -r3, asr #19 │ │ │ │ andcs r6, r4, #-1610612727 @ 0xa0000009 │ │ │ │ @ instruction: 0x815a619d │ │ │ │ stc2l 7, cr15, [lr, #-872]! @ 0xfffffc98 │ │ │ │ strtmi r6, [r0], -r3, lsr #16 │ │ │ │ @ instruction: 0xf8c36a9a │ │ │ │ @ instruction: 0xf0428004 │ │ │ │ stmib r3, {r1, r9}^ │ │ │ │ addsvs r7, sl, #7340032 @ 0x700000 │ │ │ │ orrsvs r2, sp, r8, lsl #4 │ │ │ │ @ instruction: 0xf7da815a │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe73b8b4 <__read_chk@plt+0xfe6d64e0> │ │ │ │ + bvs fe73b844 <__read_chk@plt+0xfe6d6470> │ │ │ │ @ instruction: 0xf0428159 │ │ │ │ stmib r3, {r1, r7, r9}^ │ │ │ │ orrsvs r7, sp, r7, lsl #12 │ │ │ │ pop {r1, r3, r4, r7, r9, sp, lr} │ │ │ │ svclt 0x000087f0 │ │ │ │ - andseq r6, sl, r8, lsl #24 │ │ │ │ + andseq r6, sl, ip, lsl fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ umullslt r4, r3, fp, ip │ │ │ │ @ instruction: 0x461a4616 │ │ │ │ ldrbtmi r4, [ip], #-2970 @ 0xfffff466 │ │ │ │ @@ -79942,15 +79914,15 @@ │ │ │ │ tstls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbtmi r9, [ip], #-264 @ 0xfffffef8 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ movwcs r8, #227 @ 0xe3 │ │ │ │ mcrcs 0, 0, r6, cr0, cr11, {1} │ │ │ │ mrshi pc, (UNDEF: 5) @ │ │ │ │ - blcs cd5dc <__read_chk@plt+0x68208> │ │ │ │ + blcs cd56c <__read_chk@plt+0x68198> │ │ │ │ rscshi pc, r2, r0 │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, ip, sp, lr} │ │ │ │ adchi pc, fp, r0 │ │ │ │ @ instruction: 0xf04f498e │ │ │ │ ldrbmi r0, [r3], r0, lsl #20 │ │ │ │ ssatmi r4, #19, r8, lsl #12 │ │ │ │ stmdapl r1!, {r1, r2, r3, r4, r6, r9, sl, lr}^ │ │ │ │ @@ -79958,27 +79930,27 @@ │ │ │ │ tstls sl, r1, ror #16 │ │ │ │ stmib sp, {r1, r3, r7, r8, fp, lr}^ │ │ │ │ ldrbtmi ip, [r9], #-525 @ 0xfffffdf3 │ │ │ │ ldmdbge r0, {r0, r1, r2, r3, r8, ip, pc} │ │ │ │ sub r9, r2, fp, lsl #2 │ │ │ │ andcs r4, r5, #2211840 @ 0x21c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b fec71414 <__read_chk@plt+0xfec0c040> │ │ │ │ - blcs da194 <__read_chk@plt+0x74dc0> │ │ │ │ + b ffa713a4 <__read_chk@plt+0xffa0bfd0> │ │ │ │ + blcs da124 <__read_chk@plt+0x74d50> │ │ │ │ adchi pc, sp, r0 │ │ │ │ - blcs cd5c8 <__read_chk@plt+0x681f4> │ │ │ │ + blcs cd558 <__read_chk@plt+0x68184> │ │ │ │ adcshi pc, r1, r0 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2944 @ 0xfffff480 │ │ │ │ movweq lr, #6605 @ 0x19cd │ │ │ │ - blmi 2084e94 <__read_chk@plt+0x201fac0> │ │ │ │ + blmi 2084e24 <__read_chk@plt+0x201fa50> │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stc 7, cr15, [sl], #708 @ 0x2c4 │ │ │ │ + stcl 7, cr15, [r2], #708 @ 0x2c4 │ │ │ │ ldrtmi r4, [fp], -ip, lsr #8 │ │ │ │ andlt pc, lr, r4, lsl #17 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x000c2b00 │ │ │ │ movwcs r4, #1595 @ 0x63b │ │ │ │ strbmi r9, [r2], -ip, lsl #18 │ │ │ │ stmdbls sl, {r0, r1, r8, ip, pc} │ │ │ │ @@ -79998,123 +79970,123 @@ │ │ │ │ stmdbvs r3, {r6, r8, ip, sp, pc} │ │ │ │ ldmdavc sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ cmnle sp, r0, lsl #20 │ │ │ │ tstlt r8, r0, lsl #16 │ │ │ │ stmdblt r3!, {r0, r1, fp, ip, sp, lr} │ │ │ │ andcs r9, r5, #245760 @ 0x3c000 │ │ │ │ @ instruction: 0xf7b12000 │ │ │ │ - @ instruction: 0xf14fea60 │ │ │ │ - strmi pc, [r0], r9, ror #28 │ │ │ │ - blcs da238 <__read_chk@plt+0x74e64> │ │ │ │ + @ instruction: 0xf14fea98 │ │ │ │ + pkhbtmi pc, r0, r1, lsl #28 @ │ │ │ │ + blcs da1c8 <__read_chk@plt+0x74df4> │ │ │ │ ldmdavs r8, {r0, r3, r4, r6, ip, lr, pc} │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ - blcs d1610 <__read_chk@plt+0x6c23c> │ │ │ │ + blcs d15a0 <__read_chk@plt+0x6c1cc> │ │ │ │ @ instruction: 0xf7b1d053 │ │ │ │ - @ instruction: 0x4604ec5a │ │ │ │ + @ instruction: 0x4604ec92 │ │ │ │ andcs r4, r5, #1458176 @ 0x164000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7b19109 │ │ │ │ - @ instruction: 0xf7b1ea4a │ │ │ │ - strmi lr, [r4], #-3152 @ 0xfffff3b0 │ │ │ │ + @ instruction: 0xf7b1ea82 │ │ │ │ + strmi lr, [r4], #-3208 @ 0xfffff378 │ │ │ │ stmdbeq pc, {r2, r8, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf1364648 │ │ │ │ - blls 4f2828 <__read_chk@plt+0x48d454> │ │ │ │ - blcs c4e44 <__read_chk@plt+0x5fa70> │ │ │ │ - bvs fe7a7854 <__read_chk@plt+0xfe742480> │ │ │ │ - blle fe1fe238 <__read_chk@plt+0xfe198e64> │ │ │ │ + blls 4f2658 <__read_chk@plt+0x48d284> │ │ │ │ + blcs c4dd4 <__read_chk@plt+0x5fa00> │ │ │ │ + bvs fe7a77e4 <__read_chk@plt+0xfe742410> │ │ │ │ + blle fe1fe1c8 <__read_chk@plt+0xfe198df4> │ │ │ │ andcs r9, r5, #147456 @ 0x24000 │ │ │ │ @ instruction: 0xf7b12000 │ │ │ │ - blls 4edf1c <__read_chk@plt+0x488b48> │ │ │ │ + blls 4edf8c <__read_chk@plt+0x488bb8> │ │ │ │ subsle r2, r1, r0, lsl #22 │ │ │ │ - bcs cd6b4 <__read_chk@plt+0x682e0> │ │ │ │ + bcs cd644 <__read_chk@plt+0x68270> │ │ │ │ ldmdavc r1, {r5, r6, ip, lr, pc} │ │ │ │ suble r2, lr, r0, lsl #18 │ │ │ │ @ instruction: 0x46496a9b │ │ │ │ movwcs lr, #10701 @ 0x29cd │ │ │ │ - blmi 123be64 <__read_chk@plt+0x11d6a90> │ │ │ │ + blmi 123bdf4 <__read_chk@plt+0x11d6a20> │ │ │ │ strtmi r9, [r8], -r1 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldc 7, cr15, [r2], #-708 @ 0xfffffd3c │ │ │ │ - blmi f6d48c <__read_chk@plt+0xf080b8> │ │ │ │ + stcl 7, cr15, [sl], #-708 @ 0xfffffd3c │ │ │ │ + blmi f6d41c <__read_chk@plt+0xf08048> │ │ │ │ ldmdbmi r8!, {r5, r6, r9, sl, lr} │ │ │ │ stmiapl r3!, {r6, r8, sl, fp, lr}^ │ │ │ │ movwls r4, #38013 @ 0x947d │ │ │ │ stmdapl r1!, {r0, r8, sl, ip, pc}^ │ │ │ │ stmdbls r8, {r8, ip, pc} │ │ │ │ mcr2 7, 4, pc, cr12, cr15, {7} @ │ │ │ │ - blls 2dfaec <__read_chk@plt+0x27a718> │ │ │ │ + blls 2dfa7c <__read_chk@plt+0x27a6a8> │ │ │ │ eorsvs r6, fp, fp, lsl r8 │ │ │ │ - blmi c45f80 <__read_chk@plt+0xbe0bac> │ │ │ │ + blmi c45f10 <__read_chk@plt+0xbe0b3c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 50d708 <__read_chk@plt+0x4a8334> │ │ │ │ + blls 50d698 <__read_chk@plt+0x4a82c4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_hyp │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ strcs r8, [r3], #-4080 @ 0xfffff010 │ │ │ │ - blmi ded564 <__read_chk@plt+0xd88190> │ │ │ │ + blmi ded4f4 <__read_chk@plt+0xd88120> │ │ │ │ @ instruction: 0xe757447b │ │ │ │ @ instruction: 0xf14f4618 │ │ │ │ - strmi pc, [r0], r3, lsl #28 │ │ │ │ - blmi d2d524 <__read_chk@plt+0xcc8150> │ │ │ │ + strmi pc, [r0], fp, lsr #27 │ │ │ │ + blmi d2d4b4 <__read_chk@plt+0xcc80e0> │ │ │ │ smlsldx r4, pc, fp, r4 @ │ │ │ │ eorsle r2, r0, r0, lsl #28 │ │ │ │ - blcs cd79c <__read_chk@plt+0x683c8> │ │ │ │ + blcs cd72c <__read_chk@plt+0x68358> │ │ │ │ svcge 0x0020f47f │ │ │ │ fstmdbxmi r0!, {d4-d19} @ Deprecated │ │ │ │ stmiapl r3!, {r2, r3, r5, r9, sl, fp, lr}^ │ │ │ │ movwls r4, #33918 @ 0x847e │ │ │ │ stmdbpl r4!, {r0, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ @ instruction: 0xe7d3fe5d │ │ │ │ ldrbtmi r4, [sl], #-2600 @ 0xfffff5d8 │ │ │ │ - bmi aed5b4 <__read_chk@plt+0xa881e0> │ │ │ │ + bmi aed544 <__read_chk@plt+0xa88170> │ │ │ │ @ instruction: 0xe7ad447a │ │ │ │ vldrmi d4, [r7, #-96] @ 0xffffffa0 │ │ │ │ stmiapl r3!, {r1, r2, r5, r9, sl, fp, lr}^ │ │ │ │ movwls r4, #38014 @ 0x947e │ │ │ │ stmdbpl r4!, {r0, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ ldr pc, [lr, fp, asr #28]! │ │ │ │ ldrbtmi r4, [sl], #-2594 @ 0xfffff5de │ │ │ │ - blmi 52d590 <__read_chk@plt+0x4c81bc> │ │ │ │ + blmi 52d520 <__read_chk@plt+0x4c814c> │ │ │ │ cdpmi 13, 2, cr4, cr1, cr15, {0} │ │ │ │ ldrbtmi r5, [lr], #-2275 @ 0xfffff71d │ │ │ │ strls r9, [r1], -r9, lsl #6 │ │ │ │ strls r5, [r0], #-2404 @ 0xfffff69c │ │ │ │ mrc2 7, 1, pc, cr12, cr15, {7} │ │ │ │ - blmi 3ad5ec <__read_chk@plt+0x348218> │ │ │ │ + blmi 3ad57c <__read_chk@plt+0x3481a8> │ │ │ │ cdpmi 13, 1, cr4, cr12, cr9, {0} │ │ │ │ ldrbtmi r5, [lr], #-2275 @ 0xfffff71d │ │ │ │ strls r9, [r1], -r8, lsl #6 │ │ │ │ strls r5, [r0], #-2404 @ 0xfffff69c │ │ │ │ mrc2 7, 1, pc, cr0, cr15, {7} │ │ │ │ @ instruction: 0xf7b1e7a6 │ │ │ │ - svclt 0x0000e93a │ │ │ │ - mlaseq r6, lr, r3, fp │ │ │ │ + svclt 0x0000e972 │ │ │ │ + eorseq fp, r6, lr, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r6, sl, lsl #7 │ │ │ │ + ldrshteq fp, [r6], -sl │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - andseq r6, sl, sl, ror fp │ │ │ │ - @ instruction: 0x001a6afe │ │ │ │ - andseq ip, r9, sl, ror #13 │ │ │ │ - andseq r8, r9, r0, ror #12 │ │ │ │ + andseq r6, sl, lr, lsl #21 │ │ │ │ + andseq r6, sl, r2, lsl sl │ │ │ │ + @ instruction: 0x0019c5fe │ │ │ │ + andseq r8, r9, r8, lsr #11 │ │ │ │ @ instruction: 0x00000dbf │ │ │ │ - andseq r6, sl, r6, lsr sl │ │ │ │ - @ instruction: 0x001a69fc │ │ │ │ + andseq r6, sl, sl, asr #18 │ │ │ │ + andseq r6, sl, r0, lsl r9 │ │ │ │ andeq r0, r0, sp, ror #25 │ │ │ │ - eorseq fp, r6, ip, ror #3 │ │ │ │ - mulseq r9, ip, r5 │ │ │ │ - andseq ip, r9, ip, lsl #11 │ │ │ │ + eorseq fp, r6, ip, asr r2 │ │ │ │ + @ instruction: 0x0019c4b0 │ │ │ │ + andseq ip, r9, r0, lsr #9 │ │ │ │ andeq r0, r0, sp, lsl #25 │ │ │ │ - andseq ip, r9, r2, ror #10 │ │ │ │ - andseq ip, r9, ip, asr r5 │ │ │ │ + andseq ip, r9, r6, ror r4 │ │ │ │ + andseq ip, r9, r0, ror r4 │ │ │ │ andeq r0, r0, r9, ror #24 │ │ │ │ - andseq ip, r9, lr, lsr r5 │ │ │ │ + andseq ip, r9, r2, asr r4 │ │ │ │ andeq r0, r0, fp, asr #24 │ │ │ │ andeq r0, r0, r3, lsr ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ strmi fp, [r5], -sp, lsl #1 │ │ │ │ @@ -80148,66 +80120,66 @@ │ │ │ │ ldmdbmi r6!, {r0, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r5, #0, 8 │ │ │ │ @ instruction: 0x46204479 │ │ │ │ @ instruction: 0x9014f8dd │ │ │ │ cdpge 6, 0, cr9, cr6, cr10, {0} │ │ │ │ stmib sp, {r1, r2, sl, ip, pc}^ │ │ │ │ strls r4, [r9], #-1031 @ 0xfffffbf9 │ │ │ │ - ldmdb r2!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r0], pc, lsr #18 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7b14479 │ │ │ │ - strbmi lr, [r3], -ip, lsr #18 │ │ │ │ + strbmi lr, [r3], -r4, ror #18 │ │ │ │ strbmi r9, [sl], -r0 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ stc2l 7, cr15, [r2], #872 @ 0x368 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ - blmi 88610c <__read_chk@plt+0x820d38> │ │ │ │ + blmi 88609c <__read_chk@plt+0x820cc8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 38d8e8 <__read_chk@plt+0x328514> │ │ │ │ + blls 38d878 <__read_chk@plt+0x3284a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r1, r0, lsl #6 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d783f0 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, r9} │ │ │ │ mcrvc 0, 0, sp, cr3, cr3, {5} │ │ │ │ streq pc, [r1], -r3 │ │ │ │ - strle r0, [pc, #1882]! @ b3ffa <__read_chk@plt+0x4ec26> │ │ │ │ + strle r0, [pc, #1882]! @ b3f8a <__read_chk@plt+0x4ebb6> │ │ │ │ @ instruction: 0xf996f099 │ │ │ │ strtmi lr, [r8], -r6, ror #15 │ │ │ │ - blx ffff182c <__read_chk@plt+0xfff8c458> │ │ │ │ + blx ffff17bc <__read_chk@plt+0xfff8c3e8> │ │ │ │ adcle r2, sp, r0, lsl #24 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ @ instruction: 0xf503b19a │ │ │ │ @ instruction: 0xf8d25200 │ │ │ │ str r2, [r9, r8, lsr #16]! │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - stmia lr!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r6!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r7, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xffd0f04f │ │ │ │ @ instruction: 0xf8d7e7ca │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d25200 │ │ │ │ ldr r2, [r5, r0, lsr #16] │ │ │ │ - stmda r6!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq fp, r6, r2, asr #1 │ │ │ │ + ldm lr, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq fp, r6, r2, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq fp, [r6], -r8 │ │ │ │ + eorseq fp, r6, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001a68d4 │ │ │ │ - eoreq r4, r8, r0, lsr #23 │ │ │ │ - eorseq fp, r6, ip │ │ │ │ - andseq r6, sl, sl, lsl #16 │ │ │ │ + andseq r6, sl, r8, ror #15 │ │ │ │ + strhteq r4, [r8], -r4 │ │ │ │ + eorseq fp, r6, ip, ror r0 │ │ │ │ + andseq r6, sl, lr, lsl r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0050f8cc │ │ │ │ @ instruction: 0xf8dfb0a3 │ │ │ │ strmi r3, [lr], -r8, lsl #12 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @@ -80221,178 +80193,178 @@ │ │ │ │ @ instruction: 0xf956f7dc │ │ │ │ ldmdbvs fp, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ ldmibvs sl, {r5, r8, r9, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df80d2 │ │ │ │ andcs r1, r5, #220, 10 @ 0x37000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmia r0!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r8, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r2, #4718 @ 0x126e │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ @ instruction: 0xf02c2300 │ │ │ │ ldmdacs r9!, {r0, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x81b3f000 │ │ │ │ ldrcs pc, [ip, #2271]! @ 0x8df │ │ │ │ strcc pc, [r8, #2271]! @ 0x8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 90d9f8 <__read_chk@plt+0x8a8624> │ │ │ │ + blls 90d988 <__read_chk@plt+0x8a85b4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorlt r8, r3, r7, asr #5 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs pc, [r0, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf85a4607 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ sbccs pc, r4, #13762560 @ 0xd20000 │ │ │ │ - blcs dff80 <__read_chk@plt+0x7abac> │ │ │ │ + blcs dff10 <__read_chk@plt+0x7ab3c> │ │ │ │ adcshi pc, r8, #0 │ │ │ │ strcs pc, [r8, #2271] @ 0x8df │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldmdavs r2, {r0, r1, r2, r9, ip, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdbvs fp, {r0, r1, r2, r8, pc}^ │ │ │ │ and r9, fp, r6, lsl #6 │ │ │ │ ldrbcs pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf85a6919 │ │ │ │ andls r2, r7, #2 │ │ │ │ ldmdavs r2, {r1, r2, r8, ip, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmibvs fp, {r2, r3, r5, r7, pc}^ │ │ │ │ - blcs c5454 <__read_chk@plt+0x60080> │ │ │ │ + blcs c53e4 <__read_chk@plt+0x60010> │ │ │ │ adchi pc, ip, r0 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - blcs d1a68 <__read_chk@plt+0x6c694> │ │ │ │ + blcs d19f8 <__read_chk@plt+0x6c624> │ │ │ │ cmnphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs ip, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ andcs r8, r0, #-1342177272 @ 0xb0000008 │ │ │ │ strcs r9, [r0], #-2822 @ 0xfffff4fa │ │ │ │ svcpl 0x0004f853 │ │ │ │ strcc r4, [r1], #-1696 @ 0xfffff960 │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ @ instruction: 0xf389fab9 │ │ │ │ - b 147ea28 <__read_chk@plt+0x1419654> │ │ │ │ + b 147e9b8 <__read_chk@plt+0x14195e4> │ │ │ │ svclt 0x00081353 │ │ │ │ - blcs bc62c <__read_chk@plt+0x57258> │ │ │ │ + blcs bc5bc <__read_chk@plt+0x571e8> │ │ │ │ sbcshi pc, r9, r0, asr #32 │ │ │ │ @ instruction: 0xf5039b05 │ │ │ │ - bcs ca738 <__read_chk@plt+0x65364> │ │ │ │ + bcs ca6c8 <__read_chk@plt+0x652f4> │ │ │ │ addshi pc, r1, r0 │ │ │ │ smlalscc pc, r4, fp, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, fp, lsl #17 │ │ │ │ smlalscc pc, r4, fp, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, fp, lsl #17 │ │ │ │ stmdbvs r3, {r4, r5, fp, sp, lr}^ │ │ │ │ - blcs d867c <__read_chk@plt+0x732a8> │ │ │ │ + blcs d860c <__read_chk@plt+0x73238> │ │ │ │ msrhi SPSR_abt, r0 │ │ │ │ ldmcc pc!, {r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf0004598 │ │ │ │ stccs 2, cr8, [r1], {5} │ │ │ │ orrhi pc, r4, r0, lsl #6 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strcs fp, [r0, -ip, lsl #30] │ │ │ │ streq pc, [r1, -r4] │ │ │ │ streq pc, [r1, #-4] │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ stmdbvs r3, {r0, r3, r9, pc} │ │ │ │ - bls 2a0038 <__read_chk@plt+0x23ac64> │ │ │ │ - bcs cdad8 <__read_chk@plt+0x68704> │ │ │ │ + bls 29ffc8 <__read_chk@plt+0x23abf4> │ │ │ │ + bcs cda68 <__read_chk@plt+0x68694> │ │ │ │ bicshi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0xf103695a │ │ │ │ @ instruction: 0xb1220114 │ │ │ │ @ instruction: 0xf0ca4608 │ │ │ │ ldmdavs r0!, {r0, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs 80deb4 <__read_chk@plt+0x7a8ae0> │ │ │ │ + bvs 80de44 <__read_chk@plt+0x7a8a70> │ │ │ │ @ instruction: 0xf888f7dc │ │ │ │ @ instruction: 0x46306030 │ │ │ │ - blx fe871a1e <__read_chk@plt+0xfe80c64a> │ │ │ │ + blx fe8719ae <__read_chk@plt+0xfe80c5da> │ │ │ │ ldrcc pc, [r4], #2271 @ 0x8df │ │ │ │ @ instruction: 0xf85a2400 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ stccs 0, cr6, [r0, #-624] @ 0xfffffd90 │ │ │ │ bichi pc, r9, r0 │ │ │ │ strne pc, [r4], #2271 @ 0x8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r9, [r9], #-1035 @ 0xfffffbf5 │ │ │ │ - svc 0x00eaf7b0 │ │ │ │ + stmda r2!, {r0, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ cdp2 0, 12, cr15, cr12, cr15, {2} │ │ │ │ ldrbcc pc, [r4, #2267] @ 0x8db @ │ │ │ │ stmdals r5, {r0, r1, r3, r8, fp, sp, pc} │ │ │ │ msrpl CPSR_, #12582912 @ 0xc00000 │ │ │ │ strtmi r9, [sl], -r0, lsl #2 │ │ │ │ movwcc r4, #50737 @ 0xc631 │ │ │ │ stc2l 7, cr15, [r8], #1020 @ 0x3fc │ │ │ │ eorsvs r9, r1, fp, lsl #18 │ │ │ │ ldmdbvs r8, {r0, r1, r2, r4, r6, r7, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8dfaf2a │ │ │ │ andcs r1, r5, #72, 8 @ 0x48000000 │ │ │ │ - @ instruction: 0xf7b04479 │ │ │ │ - @ instruction: 0xf8dfefcc │ │ │ │ + @ instruction: 0xf7b14479 │ │ │ │ + @ instruction: 0xf8dfe804 │ │ │ │ @ instruction: 0xf8df1440 │ │ │ │ @ instruction: 0x46032414 │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 90db6c <__read_chk@plt+0x8a8798> │ │ │ │ + bls 90dafc <__read_chk@plt+0x8a8728> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ @ instruction: 0xf0400200 │ │ │ │ andcs r8, r3, #-1073741762 @ 0xc000003e │ │ │ │ ldrmi r2, [r1], -r4 │ │ │ │ pop {r0, r1, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf04f4ff0 │ │ │ │ ldmdbvs fp, {r0, r2, r3, r4, r7, r9, sl, fp, ip, sp, pc}^ │ │ │ │ - blcs c55ac <__read_chk@plt+0x601d8> │ │ │ │ + blcs c553c <__read_chk@plt+0x60168> │ │ │ │ svcge 0x0054f47f │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 21f8c0 <__read_chk@plt+0x1ba4ec> │ │ │ │ + blls 21f850 <__read_chk@plt+0x1ba47c> │ │ │ │ @ instruction: 0xf503464c │ │ │ │ ldmibmi pc!, {r6, r8, r9, fp, ip, lr}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - ldmdavs r3!, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmdavs r8, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r2, {r0, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blmi ffed3e34 <__read_chk@plt+0xffe6ea60> │ │ │ │ + blmi ffed3dc4 <__read_chk@plt+0xffe6e9f0> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf10d3001 │ │ │ │ cmpcs r1, #48, 16 @ 0x300000 │ │ │ │ ldrmi r9, [r9], -r0, lsl #10 │ │ │ │ strbmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7b1464d │ │ │ │ - @ instruction: 0xf89be99e │ │ │ │ + @ instruction: 0xf89be9d6 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88b0304 │ │ │ │ movwcs r3, #244 @ 0xf4 │ │ │ │ addcc pc, r0, sp, lsl #17 │ │ │ │ movwcs r2, #4718 @ 0x126e │ │ │ │ movwls r4, #1600 @ 0x640 │ │ │ │ movwcs r4, #1553 @ 0x611 │ │ │ │ - blx 5efc6c <__read_chk@plt+0x58a898> │ │ │ │ + blx 5efbfc <__read_chk@plt+0x58a828> │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ stmibmi r8!, {r2, r3, r6, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - andcs lr, r3, #112, 30 @ 0x1c0 │ │ │ │ + andcs lr, r3, #168, 30 @ 0x2a0 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf04f2004 │ │ │ │ @ instruction: 0xe6d1fe51 │ │ │ │ movwls r6, #27099 @ 0x69db │ │ │ │ stmibmi r1!, {r2, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - blls 22f970 <__read_chk@plt+0x1ca59c> │ │ │ │ + blls 22f9e0 <__read_chk@plt+0x1ca60c> │ │ │ │ @ instruction: 0xf5034ade │ │ │ │ - blmi ff84a8f8 <__read_chk@plt+0xff7e5524> │ │ │ │ + blmi ff84a888 <__read_chk@plt+0xff7e54b4> │ │ │ │ subscc r4, r4, #2046820352 @ 0x7a000000 │ │ │ │ addne pc, r0, #14352384 @ 0xdb0000 │ │ │ │ strls r6, [r2, #-2249] @ 0xfffff737 │ │ │ │ @ instruction: 0xf85a4249 │ │ │ │ movwls r3, #4099 @ 0x1003 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf02b2369 │ │ │ │ @@ -80405,266 +80377,266 @@ │ │ │ │ @ instruction: 0xf0002872 │ │ │ │ ldmdacs r8!, {r1, r2, r4, r7, pc}^ │ │ │ │ @ instruction: 0xf10dd0c5 │ │ │ │ @ instruction: 0xe7b70830 │ │ │ │ ldrdcs fp, [r8], -fp @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, fp, lsl #17 │ │ │ │ - @ instruction: 0xf96ef136 │ │ │ │ + @ instruction: 0xf916f136 │ │ │ │ andls r4, sl, r4, lsl #12 │ │ │ │ ldrbtmi r4, [r8], #-2248 @ 0xfffff738 │ │ │ │ - blx e70196 <__read_chk@plt+0xe0adc2> │ │ │ │ - blls 29a084 <__read_chk@plt+0x234cb0> │ │ │ │ + blx ff870124 <__read_chk@plt+0xff80ad50> │ │ │ │ + blls 29a014 <__read_chk@plt+0x234c40> │ │ │ │ eorvs r4, r0, sl, lsr #12 │ │ │ │ subvs r2, sp, r9, ror #1 │ │ │ │ @ instruction: 0xf09b681b │ │ │ │ stmdage sl, {r0, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx b6ff98 <__read_chk@plt+0xb0abc4> │ │ │ │ + blx b6ff28 <__read_chk@plt+0xb0ab54> │ │ │ │ @ instruction: 0xf7db6830 │ │ │ │ eorsvs pc, r0, r3, lsr #31 │ │ │ │ @ instruction: 0xf7da4630 │ │ │ │ - blmi fedb2764 <__read_chk@plt+0xfed4d390> │ │ │ │ + blmi fedb26f4 <__read_chk@plt+0xfed4d320> │ │ │ │ ldrbcs pc, [r4, #2267] @ 0x8db @ │ │ │ │ @ instruction: 0xf50248bc │ │ │ │ ldmibmi ip!, {r5, r9, ip, lr} │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrbtmi r3, [r8], #-524 @ 0xfffffdf4 │ │ │ │ addsvs r6, sp, fp, lsl r8 │ │ │ │ @ instruction: 0xf85a4bb9 │ │ │ │ movwls r3, #24579 @ 0x6003 │ │ │ │ stmdals r5, {r0, ip, pc} │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ ldrtmi r9, [r1], -r0, lsl #2 │ │ │ │ - blx 1f71cae <__read_chk@plt+0x1f0c8da> │ │ │ │ + blx 1f71c3e <__read_chk@plt+0x1f0c86a> │ │ │ │ stmdbvs r8, {r0, r4, r5, fp, sp, lr} │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf910f096 │ │ │ │ stcls 8, cr6, [r5], {51} @ 0x33 │ │ │ │ ldmdbvs r9, {r9, sp} │ │ │ │ @ instruction: 0xf7dc4620 │ │ │ │ - blls 2b1d28 <__read_chk@plt+0x24c954> │ │ │ │ + blls 2b1cb8 <__read_chk@plt+0x24c8e4> │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0976819 │ │ │ │ @ instruction: 0xe653febb │ │ │ │ andcc r6, r1, r8, asr r9 │ │ │ │ stc2 1, cr15, [sl, #-96] @ 0xffffffa0 │ │ │ │ ldrbtmi r4, [fp], #-2984 @ 0xfffff458 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7df6918 │ │ │ │ - blmi fe6730ec <__read_chk@plt+0xfe60dd18> │ │ │ │ + blmi fe67307c <__read_chk@plt+0xfe60dca8> │ │ │ │ @ instruction: 0xf85a6831 │ │ │ │ movwls r3, #28675 @ 0x7003 │ │ │ │ - blls 26dc68 <__read_chk@plt+0x208894> │ │ │ │ + blls 26dbf8 <__read_chk@plt+0x208824> │ │ │ │ ldmdavs ip, {r1, r4, r5, r6, r9, sp} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ - blls 21f714 <__read_chk@plt+0x1ba340> │ │ │ │ - blpl 10f1118 <__read_chk@plt+0x108bd44> │ │ │ │ + blls 21f6a4 <__read_chk@plt+0x1ba2d0> │ │ │ │ + blpl 10f10a8 <__read_chk@plt+0x108bcd4> │ │ │ │ smlalscc pc, r4, fp, r8 @ │ │ │ │ tstpeq r4, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, fp, lsl #17 │ │ │ │ stmdbvs r3, {r4, r5, fp, sp, lr}^ │ │ │ │ - blcs d8944 <__read_chk@plt+0x73570> │ │ │ │ + blcs d88d4 <__read_chk@plt+0x73500> │ │ │ │ mcrge 7, 5, pc, cr4, cr15, {1} @ │ │ │ │ streq pc, [r1, #-420] @ 0xfffffe5c │ │ │ │ @ instruction: 0xf585fab5 │ │ │ │ @ instruction: 0xf1b9096d │ │ │ │ svclt 0x000c0f00 │ │ │ │ @ instruction: 0xf0052700 │ │ │ │ stccs 7, cr0, [r1], {1} │ │ │ │ mrcge 7, 4, APSR_nzcv, cr14, cr15, {3} │ │ │ │ @ instruction: 0xf1041c60 │ │ │ │ @ instruction: 0xf04f38ff │ │ │ │ addeq r0, r0, r0, lsl #18 │ │ │ │ - @ instruction: 0xf8eaf136 │ │ │ │ + @ instruction: 0xf892f136 │ │ │ │ andls r4, sl, r5, lsl #12 │ │ │ │ strtmi lr, [r9], r9, lsr #32 │ │ │ │ @ instruction: 0xf89be674 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88b0310 │ │ │ │ ldmdavs r0!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ movwls r6, #35139 @ 0x8943 │ │ │ │ @ instruction: 0xdde72b00 │ │ │ │ rsbsle r4, sp, r3, asr #10 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ addeq r1, r0, r0, ror #24 │ │ │ │ - @ instruction: 0xf8d2f136 │ │ │ │ + @ instruction: 0xf87af136 │ │ │ │ strls r9, [r9], #-2822 @ 0xfffff4fa │ │ │ │ stcls 6, cr4, [r8], {5} │ │ │ │ - bleq 1f041c <__read_chk@plt+0x18b048> │ │ │ │ + bleq 1f03ac <__read_chk@plt+0x18afd8> │ │ │ │ @ instruction: 0xf85b900a │ │ │ │ @ instruction: 0xf14f0f04 │ │ │ │ - @ instruction: 0xf845fa95 │ │ │ │ + @ instruction: 0xf845fa3d │ │ │ │ strcc r0, [r1, -r7, lsr #32] │ │ │ │ adcmi r9, r7, #640 @ 0x280 │ │ │ │ ldmib sp, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ adcmi r3, r3, #8, 8 @ 0x8000000 │ │ │ │ - blls 26a5e4 <__read_chk@plt+0x205210> │ │ │ │ - bl 19b9d4 <__read_chk@plt+0x136600> │ │ │ │ + blls 26a574 <__read_chk@plt+0x2051a0> │ │ │ │ + bl 19b964 <__read_chk@plt+0x136590> │ │ │ │ @ instruction: 0xf85b0b87 │ │ │ │ @ instruction: 0xf14f0f04 │ │ │ │ - @ instruction: 0xf845fa83 │ │ │ │ + @ instruction: 0xf845fa2b │ │ │ │ strcc r0, [r1, -r7, lsr #32] │ │ │ │ adcsmi r9, ip, #640 @ 0x280 │ │ │ │ - blls 2a85a0 <__read_chk@plt+0x2431cc> │ │ │ │ + blls 2a8530 <__read_chk@plt+0x24315c> │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ ldmdavs fp, {r0, r3, r5, r6, r7, sp} │ │ │ │ @ instruction: 0xf9a2f09b │ │ │ │ @ instruction: 0xf0caa80a │ │ │ │ - bls 2f23ac <__read_chk@plt+0x28cfd8> │ │ │ │ + bls 2f233c <__read_chk@plt+0x28cf68> │ │ │ │ strbmi r6, [r2, #-2099] @ 0xfffff7cd │ │ │ │ addhi pc, r6, r0 │ │ │ │ @ instruction: 0xf85a4a58 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ addsmi r6, r9, #9502720 @ 0x910000 │ │ │ │ movwls sp, #45176 @ 0xb078 │ │ │ │ strtmi sl, [r0], -fp, lsl #24 │ │ │ │ eorsvs r6, r3, fp, asr fp │ │ │ │ ldc2 7, cr15, [sl], #876 @ 0x36c │ │ │ │ movwls r6, #47155 @ 0xb833 │ │ │ │ - blvs 178568c <__read_chk@plt+0x17202b8> │ │ │ │ + blvs 178561c <__read_chk@plt+0x1720248> │ │ │ │ @ instruction: 0xf7db6033 │ │ │ │ ldmdavs r3!, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r0], -fp, lsl #6 │ │ │ │ eorsvs r6, r3, fp, asr fp │ │ │ │ stc2 7, cr15, [ip], #876 @ 0x36c │ │ │ │ tstls fp, r1, lsr r8 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ strmi sl, [fp], -r4, asr #30 │ │ │ │ - bcc 10e398 <__read_chk@plt+0xa8fc4> │ │ │ │ - blvs 178c39c <__read_chk@plt+0x1726fc8> │ │ │ │ + bcc 10e328 <__read_chk@plt+0xa8f54> │ │ │ │ + blvs 178c32c <__read_chk@plt+0x1726f58> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldmibvs sl, {r0, r1, r3, r4, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ tstpeq ip, r3, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r0!, {r0, r1, r3, r5, r9, sl, sp, lr, pc} │ │ │ │ mrc2 7, 5, pc, cr10, cr11, {6} │ │ │ │ @ instruction: 0x46306030 │ │ │ │ @ instruction: 0xf9d0f7da │ │ │ │ @ instruction: 0xf85a4b3e │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - blmi 130c0d8 <__read_chk@plt+0x12a6d04> │ │ │ │ + blmi 130c068 <__read_chk@plt+0x12a6c94> │ │ │ │ ldrbcs pc, [r4, #2267] @ 0x8db @ │ │ │ │ @ instruction: 0xf5024849 │ │ │ │ stmdbmi r5, {r5, r9, ip, lr}^ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrbtmi r3, [r8], #-524 @ 0xfffffdf4 │ │ │ │ ldr r9, [r5, -r6, lsl #6] │ │ │ │ @ instruction: 0xf85a4b35 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ addmi r6, r3, #10158080 @ 0x9b0000 │ │ │ │ - blvs fe167fb0 <__read_chk@plt+0xfe102bdc> │ │ │ │ + blvs fe167f40 <__read_chk@plt+0xfe102b6c> │ │ │ │ umaalle r4, r8, sl, r2 │ │ │ │ - bl fe94ecd4 <__read_chk@plt+0xfe8e9900> │ │ │ │ - blx feef629c <__read_chk@plt+0xfee90ec8> │ │ │ │ - b 14b24b8 <__read_chk@plt+0x144d0e4> │ │ │ │ + bl fe94ec64 <__read_chk@plt+0xfe8e9890> │ │ │ │ + blx feef622c <__read_chk@plt+0xfee90e58> │ │ │ │ + b 14b2448 <__read_chk@plt+0x144d074> │ │ │ │ @ instruction: 0xe7711959 │ │ │ │ - @ instruction: 0xf1362008 │ │ │ │ - strmi pc, [r0], r5, asr #16 │ │ │ │ + @ instruction: 0xf1352008 │ │ │ │ + strmi pc, [r0], sp, ror #31 │ │ │ │ ldmdami sl!, {r1, r3, ip, pc} │ │ │ │ @ instruction: 0xf14f4478 │ │ │ │ - stmdbls sl, {r0, r2, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls sl, {r0, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [sl], -r7, lsl #22 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ subvs r2, pc, r9, ror #1 │ │ │ │ @ instruction: 0xf09b681b │ │ │ │ stmdage sl, {r0, r1, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf900f0ca │ │ │ │ @ instruction: 0xd1bc2d00 │ │ │ │ @ instruction: 0xf0849a08 │ │ │ │ ldmdavs r3!, {r0, sl} │ │ │ │ orrle r4, r9, r2, ror #5 │ │ │ │ mlasvs r0, r8, fp, r6 │ │ │ │ @ instruction: 0xf7da3034 │ │ │ │ ldmdavs r3!, {r0, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blvs fe70ed50 <__read_chk@plt+0xfe6a997c> │ │ │ │ + blvs fe70ece0 <__read_chk@plt+0xfe6a990c> │ │ │ │ @ instruction: 0xe6e46031 │ │ │ │ - blvs 178ec58 <__read_chk@plt+0x1729884> │ │ │ │ + blvs 178ebe8 <__read_chk@plt+0x1729814> │ │ │ │ addsvs r6, r3, fp, asr fp │ │ │ │ @ instruction: 0xe7806833 │ │ │ │ mlasvs r0, r8, fp, r6 │ │ │ │ @ instruction: 0xf7da3034 │ │ │ │ ldmdavs r3!, {r0, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - blvs fe70ed70 <__read_chk@plt+0xfe6a999c> │ │ │ │ + blvs fe70ed00 <__read_chk@plt+0xfe6a992c> │ │ │ │ @ instruction: 0xf1b96031 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ - blmi 49fa58 <__read_chk@plt+0x43a684> │ │ │ │ + blmi 49f9e8 <__read_chk@plt+0x43a614> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ addsvs r6, r9, fp, lsl r8 │ │ │ │ @ instruction: 0xf04fe6cb │ │ │ │ str r0, [sp, -r1, lsl #18]! │ │ │ │ @ instruction: 0xf5039b05 │ │ │ │ ldr r5, [sl], -r0, asr #22 │ │ │ │ - stcl 7, cr15, [r8, #-704] @ 0xfffffd40 │ │ │ │ + stc 7, cr15, [r0, #704] @ 0x2c0 │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {0} │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r6, sl, asr #30 │ │ │ │ - eorseq sl, r6, r8, asr #30 │ │ │ │ - @ instruction: 0x001a67be │ │ │ │ - ldrshteq sl, [r6], -ip │ │ │ │ + ldrhteq sl, [r6], -sl │ │ │ │ + ldrhteq sl, [r6], -r8 │ │ │ │ + @ instruction: 0x001a66d2 │ │ │ │ + eorseq sl, r6, ip, ror #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq r6, sl, lr, lsl #14 │ │ │ │ - andseq r6, sl, r8, lsr r6 │ │ │ │ - eorseq sl, r6, r4, ror #26 │ │ │ │ - andseq r6, sl, ip, asr #12 │ │ │ │ - eoreq pc, lr, r4, asr #17 │ │ │ │ - andseq r6, sl, r0, asr #12 │ │ │ │ - andseq r6, sl, r8, lsl #11 │ │ │ │ - eorseq pc, r8, r4, lsl r0 @ │ │ │ │ + andseq r6, sl, r2, lsr #12 │ │ │ │ + andseq r6, sl, ip, asr #10 │ │ │ │ + ldrsbteq sl, [r6], -r4 │ │ │ │ + andseq r6, sl, r0, ror #10 │ │ │ │ + eoreq pc, lr, r8, asr #15 │ │ │ │ + andseq r6, sl, r4, asr r5 │ │ │ │ + mulseq sl, ip, r4 │ │ │ │ + eorseq pc, r8, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r7, pc, lr, ror #25 │ │ │ │ + strdeq r7, [pc], -r2 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - andseq r6, sl, sl, lsr r4 │ │ │ │ + andseq r6, sl, lr, asr #6 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - mlaeq pc, ip, sl, r7 @ │ │ │ │ + eoreq r7, pc, r0, lsr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0xb0914ddf │ │ │ │ movwcs r4, #3295 @ 0xcdf │ │ │ │ mrcmi 4, 6, r4, cr15, cr13, {3} │ │ │ │ movwcc lr, #51661 @ 0xc9cd │ │ │ │ - bmi ff85fbe4 <__read_chk@plt+0xff7fa810> │ │ │ │ + bmi ff85fb74 <__read_chk@plt+0xff7fa7a0> │ │ │ │ stmdbpl ip!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - strls r6, [pc], #-2084 @ b3fbc <__read_chk@plt+0x4ebe8> │ │ │ │ + strls r6, [pc], #-2084 @ b3f4c <__read_chk@plt+0x4eb78> │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ ldrmi r4, [r9], -ip, lsl #12 │ │ │ │ @ instruction: 0x900958b2 │ │ │ │ - bmi ff70e018 <__read_chk@plt+0xff6a8c44> │ │ │ │ + bmi ff70dfa8 <__read_chk@plt+0xff6a8bd4> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3447a │ │ │ │ ldrtmi r9, [fp], -r4, asr #5 │ │ │ │ mcr2 7, 4, pc, cr4, cr12, {7} @ │ │ │ │ andsle r2, r5, r1, lsl #16 │ │ │ │ @ instruction: 0xf0c7a80d │ │ │ │ - blls 3f2a74 <__read_chk@plt+0x38d6a0> │ │ │ │ + blls 3f2a04 <__read_chk@plt+0x38d630> │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - mcr2 1, 1, pc, cr4, cr5, {1} @ │ │ │ │ - blmi ff3c6b34 <__read_chk@plt+0xff361760> │ │ │ │ + stc2l 1, cr15, [ip, #212] @ 0xd4 │ │ │ │ + blmi ff3c6ac4 <__read_chk@plt+0xff3616f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 48e064 <__read_chk@plt+0x428c90> │ │ │ │ + blls 48dff4 <__read_chk@plt+0x428c20> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r1, fp, lsl #3 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf0c7980c │ │ │ │ ldrdls pc, [sp], -fp │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r2, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf1b9691b │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blcs d4414 <__read_chk@plt+0x6f040> │ │ │ │ + blcs d43a4 <__read_chk@plt+0x6efd0> │ │ │ │ cmpphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ ldmpl r2!, {r1, r2, r3, r4, r5, r7, r9, fp, lr} │ │ │ │ ldmdavs r2, {r1, r3, r9, ip, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdbvs fp, {r1, r4, r6, r8, pc}^ │ │ │ │ @ instruction: 0x462b461d │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @@ -80677,211 +80649,211 @@ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ stmdavc r3, {r0, r1, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stclne 0, cr8, [r8], {221} @ 0xdd │ │ │ │ stmdaeq r2, {r0, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1350080 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andls r4, lr, r3, lsl #13 │ │ │ │ - blcs ce600 <__read_chk@plt+0x6922c> │ │ │ │ + blcs ce590 <__read_chk@plt+0x691bc> │ │ │ │ teqphi lr, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - beq 1f0730 <__read_chk@plt+0x18b35c> │ │ │ │ + beq 1f06c0 <__read_chk@plt+0x18b2ec> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svceq 0x0004f85a │ │ │ │ - @ instruction: 0xf90ef14f │ │ │ │ + @ instruction: 0xf8b6f14f │ │ │ │ @ instruction: 0xf84b6823 │ │ │ │ @ instruction: 0xf1090029 │ │ │ │ @ instruction: 0xf8dd0901 │ │ │ │ ldmdbvs fp, {r3, r4, r5, ip, sp, pc}^ │ │ │ │ ldclle 5, cr4, [r1], #300 @ 0x12c │ │ │ │ strbmi r9, [r3, #-2572] @ 0xfffff5f4 │ │ │ │ eorcs pc, r3, fp, asr #16 │ │ │ │ - bl 22a900 <__read_chk@plt+0x1c552c> │ │ │ │ + bl 22a890 <__read_chk@plt+0x1c54bc> │ │ │ │ @ instruction: 0xf1030a83 │ │ │ │ @ instruction: 0xf85a0901 │ │ │ │ @ instruction: 0xf14f0b04 │ │ │ │ - @ instruction: 0x464bf8f7 │ │ │ │ + @ instruction: 0x464bf89f │ │ │ │ @ instruction: 0xf84b45c8 │ │ │ │ @ instruction: 0xf8dd0029 │ │ │ │ ldclle 0, cr11, [r2], #224 @ 0xe0 │ │ │ │ @ instruction: 0xf04f9b0a │ │ │ │ ldrbmi r0, [r9], -r0, lsl #18 │ │ │ │ rsccs r4, r9, sl, asr #12 │ │ │ │ eorsls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf09b681b │ │ │ │ stmdage lr, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffe2f0c9 │ │ │ │ strbmi r6, [sl], -r3, lsr #16 │ │ │ │ ldmdbvs r8, {r0, r8, sp} │ │ │ │ mcr2 0, 7, pc, cr8, cr5, {4} @ │ │ │ │ - blcs dad44 <__read_chk@plt+0x75970> │ │ │ │ + blcs dacd4 <__read_chk@plt+0x75900> │ │ │ │ addhi pc, lr, r0 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ addhi pc, sl, r0 │ │ │ │ - blcs d212c <__read_chk@plt+0x6cd58> │ │ │ │ + blcs d20bc <__read_chk@plt+0x6cce8> │ │ │ │ addhi pc, r6, r0 │ │ │ │ - mcr 7, 6, pc, cr10, cr0, {5} @ │ │ │ │ + svc 0x0002f7b0 │ │ │ │ stmibmi r4, {r0, r1, r7, r9, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ tstls fp, r9, ror r4 │ │ │ │ - ldc 7, cr15, [sl], #704 @ 0x2c0 │ │ │ │ - mcr 7, 6, pc, cr0, cr0, {5} @ │ │ │ │ + ldcl 7, cr15, [r2], #704 @ 0x2c0 │ │ │ │ + mrc 7, 7, APSR_nzcv, cr8, cr0, {5} │ │ │ │ @ instruction: 0xf10b4483 │ │ │ │ ldrbmi r0, [r0], -pc, lsl #20 │ │ │ │ - mrc2 1, 7, pc, cr0, cr5, {1} │ │ │ │ + mrc2 1, 4, pc, cr8, cr5, {1} │ │ │ │ strmi r9, [r1], sp, lsl #22 │ │ │ │ - bvs fe7a059c <__read_chk@plt+0xfe73b1c8> │ │ │ │ - ble 1f7ed54 <__read_chk@plt+0x1f19980> │ │ │ │ + bvs fe7a052c <__read_chk@plt+0xfe73b158> │ │ │ │ + ble 1f7ece4 <__read_chk@plt+0x1f19910> │ │ │ │ andcs r4, r5, #1998848 @ 0x1e8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r6], #704 @ 0x2c0 │ │ │ │ - blcs dad98 <__read_chk@plt+0x759c4> │ │ │ │ + ldcl 7, cr15, [lr], {176} @ 0xb0 │ │ │ │ + blcs dad28 <__read_chk@plt+0x75954> │ │ │ │ sbchi pc, r0, r0 │ │ │ │ - blcs ce1d8 <__read_chk@plt+0x68e04> │ │ │ │ + blcs ce168 <__read_chk@plt+0x68d94> │ │ │ │ sbchi pc, r7, r0 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2931 @ 0xfffff48d │ │ │ │ movweq lr, #6605 @ 0x19cd │ │ │ │ - blmi 1d45ac4 <__read_chk@plt+0x1ce06f0> │ │ │ │ + blmi 1d45a54 <__read_chk@plt+0x1ce0680> │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - mcr 7, 5, pc, cr2, cr0, {5} @ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr10, cr0, {5} │ │ │ │ movweq lr, #47881 @ 0xbb09 │ │ │ │ @ instruction: 0xf1b82200 │ │ │ │ orrsvc r0, sl, #1, 30 │ │ │ │ - blls 42b770 <__read_chk@plt+0x3c639c> │ │ │ │ + blls 42b700 <__read_chk@plt+0x3c632c> │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ stmdavc r2, {r3, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r1, r8, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf88af14f │ │ │ │ + @ instruction: 0xf832f14f │ │ │ │ strmi r6, [r2], -r6, lsr #16 │ │ │ │ andcs r2, r0, r1, lsl #2 │ │ │ │ andne lr, r5, sp, asr #19 │ │ │ │ strtmi r4, [r1], -fp, asr #12 │ │ │ │ strls r6, [r4, #-2485] @ 0xfffff64b │ │ │ │ - bvs e1a1ec <__read_chk@plt+0xdb4e18> │ │ │ │ + bvs e1a17c <__read_chk@plt+0xdb4da8> │ │ │ │ ldmibvs r5!, {r0, r1, r8, sl, ip, pc}^ │ │ │ │ ldmdbvs r5!, {r1, r8, sl, ip, pc}^ │ │ │ │ ldmdbvs r6!, {r0, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf7ff9600 │ │ │ │ stmdavs r1!, {r0, r2, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb12b6b4b │ │ │ │ andcc r6, r1, #1474560 @ 0x168000 │ │ │ │ - blvs 178c750 <__read_chk@plt+0x172737c> │ │ │ │ + blvs 178c6e0 <__read_chk@plt+0x172730c> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andcs r6, r0, #142336 @ 0x22c00 │ │ │ │ - blvs fe79a218 <__read_chk@plt+0xfe734e44> │ │ │ │ + blvs fe79a1a8 <__read_chk@plt+0xfe734dd4> │ │ │ │ ldmdbvs r9, {r0, r1, r5, sp, lr} │ │ │ │ ldc2l 7, cr15, [lr, #-876]! @ 0xfffffc94 │ │ │ │ stmdals r9, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r9, {r9, sp} │ │ │ │ stc2 0, cr15, [r2], #-604 @ 0xfffffda4 │ │ │ │ ldmdbmi r0, {r1, r3, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - andcs lr, r3, #76, 24 @ 0x4c00 │ │ │ │ + andcs lr, r3, #132, 24 @ 0x8400 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf04f2004 │ │ │ │ ldrb pc, [sp], sp, lsr #22 @ │ │ │ │ @ instruction: 0x461d691b │ │ │ │ ldmpl r3!, {r0, r1, r6, r8, r9, fp, lr}^ │ │ │ │ str r9, [lr, -sl, lsl #6] │ │ │ │ - bleq 1b0370 <__read_chk@plt+0x14af9c> │ │ │ │ + bleq 1b0300 <__read_chk@plt+0x14af2c> │ │ │ │ @ instruction: 0x46a8e779 │ │ │ │ @ instruction: 0xf1352008 │ │ │ │ - blls 3f3c14 <__read_chk@plt+0x38e840> │ │ │ │ + blls 3f3a44 <__read_chk@plt+0x38e670> │ │ │ │ strmi r9, [r3], lr │ │ │ │ movwcs r6, #3 │ │ │ │ strb r6, [fp, -r3, asr #32] │ │ │ │ andcs r9, r5, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf7b02000 │ │ │ │ - blls 42f308 <__read_chk@plt+0x3c9f34> │ │ │ │ + blls 42f378 <__read_chk@plt+0x3c9fa4> │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ - bcs ce2c8 <__read_chk@plt+0x68ef4> │ │ │ │ + bcs ce258 <__read_chk@plt+0x68e84> │ │ │ │ ldmdavc r1, {r0, r1, r4, r6, ip, lr, pc} │ │ │ │ - bmi f6268c <__read_chk@plt+0xefd2b8> │ │ │ │ - bvs fe785454 <__read_chk@plt+0xfe720080> │ │ │ │ + bmi f6261c <__read_chk@plt+0xefd248> │ │ │ │ + bvs fe7853e4 <__read_chk@plt+0xfe720010> │ │ │ │ stmib sp, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ andcs r2, r1, #134217728 @ 0x8000000 │ │ │ │ andls r4, r1, r7, lsr fp │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7b033ff │ │ │ │ - str lr, [r3, r8, lsr #28] │ │ │ │ + str lr, [r3, r0, ror #28] │ │ │ │ stmdbvs r3, {r5, fp, sp, lr} │ │ │ │ ldrdhi pc, [r0], -r0 @ │ │ │ │ stmibvs r3, {r0, r2, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xb018f8d0 │ │ │ │ @ instruction: 0xf7db469a │ │ │ │ eorvs pc, r0, pc, lsl #25 │ │ │ │ @ instruction: 0xf7d94620 │ │ │ │ - blls 43413c <__read_chk@plt+0x3ced68> │ │ │ │ + blls 4340cc <__read_chk@plt+0x3cecf8> │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ stmdavc r2, {r3, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r1, r8, fp, ip, sp, pc} │ │ │ │ - @ instruction: 0xf806f14f │ │ │ │ + @ instruction: 0xffaef14e │ │ │ │ strmi r4, [r2], -fp, asr #12 │ │ │ │ stmib sp, {r0, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf04f8b03 │ │ │ │ stmdals r9, {fp} │ │ │ │ andge pc, r8, sp, asr #17 │ │ │ │ stmib sp, {r8, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8cd8805 │ │ │ │ @ instruction: 0xf7ff8004 │ │ │ │ - blmi 8b2530 <__read_chk@plt+0x84d15c> │ │ │ │ + blmi 8b24c0 <__read_chk@plt+0x84d0ec> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ andhi pc, r8, r3, asr #17 │ │ │ │ str r6, [r1, r1, lsr #16] │ │ │ │ ldrbtmi r4, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ ldmibvs fp, {r2, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ssat r4, #13, sp, lsl #12 │ │ │ │ - blmi 4c5d58 <__read_chk@plt+0x460984> │ │ │ │ + blmi 4c5ce8 <__read_chk@plt+0x460914> │ │ │ │ movwls r5, #43251 @ 0xa8f3 │ │ │ │ - blmi 6ee170 <__read_chk@plt+0x688d9c> │ │ │ │ + blmi 6ee100 <__read_chk@plt+0x688d2c> │ │ │ │ @ instruction: 0xe739447b │ │ │ │ ldrbtmi r4, [sl], #-2583 @ 0xfffff5e9 │ │ │ │ - bmi 6ae1c8 <__read_chk@plt+0x648df4> │ │ │ │ + bmi 6ae158 <__read_chk@plt+0x648d84> │ │ │ │ @ instruction: 0xe7ac447a │ │ │ │ ldr r4, [r1, r0, lsl #13] │ │ │ │ @ instruction: 0xf8409a0c │ │ │ │ ldrb r2, [r4], r3, lsr #32 │ │ │ │ - bl 14721e0 <__read_chk@plt+0x140ce0c> │ │ │ │ - ldrsbteq sl, [r6], -ip │ │ │ │ + bl fe272170 <__read_chk@plt+0xfe20cd9c> │ │ │ │ + eorseq sl, r6, ip, asr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq sl, [r6], -r0 │ │ │ │ + eorseq sl, r6, r0, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r6, sl, ip, asr #4 │ │ │ │ - mlaseq r6, r0, r8, sl │ │ │ │ + andseq r6, sl, r0, ror #2 │ │ │ │ + eorseq sl, r6, r0, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r5, sl, r8, lsl pc │ │ │ │ - andseq r5, sl, lr, ror #29 │ │ │ │ - @ instruction: 0x0019bada │ │ │ │ - andseq r7, r9, r0, asr sl │ │ │ │ - andseq r6, sl, r4, lsl r0 │ │ │ │ - andseq fp, r9, r8, ror #19 │ │ │ │ - andseq r5, sl, r6, ror #27 │ │ │ │ + andseq r5, sl, ip, lsr #28 │ │ │ │ + andseq r5, sl, r2, lsl #28 │ │ │ │ + andseq fp, r9, lr, ror #19 │ │ │ │ + mulseq r9, r8, r9 │ │ │ │ + andseq r5, sl, r8, lsr #30 │ │ │ │ + @ instruction: 0x0019b8fc │ │ │ │ + @ instruction: 0x001a5cfa │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq fp, r9, r6, ror #18 │ │ │ │ - andseq fp, r9, r0, asr r9 │ │ │ │ - andseq fp, r9, sl, asr #18 │ │ │ │ - andseq fp, r9, r4, asr #18 │ │ │ │ + andseq fp, r9, sl, ror r8 │ │ │ │ + andseq fp, r9, r4, ror #16 │ │ │ │ + andseq fp, r9, lr, asr r8 │ │ │ │ + andseq fp, r9, r8, asr r8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec0b574 <__read_chk@plt+0xfeba61a0> │ │ │ │ + bl fec0b504 <__read_chk@plt+0xfeba6130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdavs r3, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0x46074615 │ │ │ │ ldmdavs lr, {r2, r3, r9, sl, lr}^ │ │ │ │ stmdbmi ip, {r1, r2, r3, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - strmi lr, [r1], -lr, lsl #23 │ │ │ │ + strmi lr, [r1], -r6, asr #23 │ │ │ │ @ instruction: 0xf7b04630 │ │ │ │ - @ instruction: 0xf240ee3e │ │ │ │ + @ instruction: 0xf240ee76 │ │ │ │ @ instruction: 0x460623be │ │ │ │ mlasle r5, ip, r2, r4 │ │ │ │ ldrbcs pc, [sl], #676 @ 0x2a4 @ │ │ │ │ stmdale lr!, {r1, r3, r4, sl, fp, sp} │ │ │ │ @ instruction: 0xf680fab0 │ │ │ │ @ instruction: 0x2c1a0976 │ │ │ │ ldm pc, {r0, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ @@ -80906,59 +80878,59 @@ │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ @ instruction: 0xf04f0061 │ │ │ │ ldcllt 0, cr3, [r8, #1020]! @ 0x3fc │ │ │ │ cmple r3, r0, lsl #16 │ │ │ │ andcs r4, r5, #671744 @ 0xa4000 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - andcs lr, r3, #72, 22 @ 0x12000 │ │ │ │ + andcs lr, r3, #128, 22 @ 0x20000 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04f2005 │ │ │ │ andcs pc, r0, r9, lsr #20 │ │ │ │ strdcs fp, [r2], -r8 │ │ │ │ stmdavs fp!, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ tstcs r0, r2, lsr #20 │ │ │ │ ldrbtmi r6, [sl], #-2328 @ 0xfffff6e8 │ │ │ │ - blx ff8723ae <__read_chk@plt+0xff80cfda> │ │ │ │ + blx ff87233e <__read_chk@plt+0xff80cf6a> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ stc2 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ tstcs r0, ip, lsl sl │ │ │ │ ldrbtmi r6, [sl], #-2328 @ 0xfffff6e8 │ │ │ │ - blx ff4f23ca <__read_chk@plt+0xff48cff6> │ │ │ │ + blx ff4f235a <__read_chk@plt+0xff48cf86> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ movwlt sp, #25059 @ 0x61e3 │ │ │ │ andcs r4, r5, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - andcs lr, r3, #32, 22 @ 0x8000 │ │ │ │ + andcs lr, r3, #88, 22 @ 0x16000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04f2005 │ │ │ │ ldrb pc, [r6, r1, lsl #20] @ │ │ │ │ - bmi 58e52c <__read_chk@plt+0x529158> │ │ │ │ + bmi 58e4bc <__read_chk@plt+0x5290e8> │ │ │ │ ldmdbvs r8, {r8, sp} │ │ │ │ @ instruction: 0xf7db447a │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ cdpcs 1, 0, cr13, cr0, cr13, {6} │ │ │ │ @ instruction: 0x4629d1d8 │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ @ instruction: 0xe7c6fdbf │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ - blx ef24a0 <__read_chk@plt+0xe8d0cc> │ │ │ │ + blx ef2430 <__read_chk@plt+0xe8d05c> │ │ │ │ strtmi lr, [r9], -r1, asr #15 │ │ │ │ @ instruction: 0xf7fc4638 │ │ │ │ ldr pc, [ip, r1, lsl #20]! │ │ │ │ strb r2, [sp, r0, lsl #12] │ │ │ │ strb r2, [r2, r0, lsl #12]! │ │ │ │ - andseq r5, sl, r4, lsl #26 │ │ │ │ - andseq r5, sl, ip, lsr #28 │ │ │ │ - andseq r5, sl, r6, lsr #28 │ │ │ │ - andseq r5, sl, sl, lsl #28 │ │ │ │ - andseq r5, sl, r8, lsl #28 │ │ │ │ - @ instruction: 0x001a5ddc │ │ │ │ + andseq r5, sl, r8, lsl ip │ │ │ │ + andseq r5, sl, r0, asr #26 │ │ │ │ + andseq r5, sl, sl, lsr sp │ │ │ │ + andseq r5, sl, lr, lsl sp │ │ │ │ + andseq r5, sl, ip, lsl sp │ │ │ │ + @ instruction: 0x001a5cf0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ @ instruction: 0x81b4f8df │ │ │ │ @ instruction: 0xf8df460e │ │ │ │ @ instruction: 0x461fe1b4 │ │ │ │ @@ -80982,45 +80954,45 @@ │ │ │ │ movweq lr, #51982 @ 0xcb0e │ │ │ │ movwls r7, #10779 @ 0x2a1b │ │ │ │ movweq lr, #11022 @ 0x2b0e │ │ │ │ mulls r8, r3, r8 │ │ │ │ adchi pc, r7, r0, lsl #4 │ │ │ │ @ instruction: 0xf04f230c │ │ │ │ @ instruction: 0xf0000b01 │ │ │ │ - blx 17456e <__read_chk@plt+0x10f19a> │ │ │ │ + blx 1744fe <__read_chk@plt+0x10f12a> │ │ │ │ @ instruction: 0xf8d88806 │ │ │ │ @ instruction: 0xf1088008 │ │ │ │ - b 575178 <__read_chk@plt+0x50fda4> │ │ │ │ + b 575108 <__read_chk@plt+0x50fd34> │ │ │ │ svclt 0x00380328 │ │ │ │ @ instruction: 0xf0084643 │ │ │ │ sbcsne r0, fp, r7, lsl #16 │ │ │ │ - blx 2f2d9a <__read_chk@plt+0x28d9c6> │ │ │ │ + blx 2f2d2a <__read_chk@plt+0x28d956> │ │ │ │ @ instruction: 0xf89e449e │ │ │ │ - blx 146c594 <__read_chk@plt+0x14071c0> │ │ │ │ + blx 146c524 <__read_chk@plt+0x1407150> │ │ │ │ @ instruction: 0xf018f808 │ │ │ │ @ instruction: 0xf8df0f01 │ │ │ │ svclt 0x000c8124 │ │ │ │ vmlseq.f32 s28, s22, s28 │ │ │ │ vmlaeq.f32 s28, s22, s29 │ │ │ │ - bl 2c596c <__read_chk@plt+0x260598> │ │ │ │ + bl 2c58fc <__read_chk@plt+0x260528> │ │ │ │ strbmi r0, [r2], #-2563 @ 0xfffff5fd │ │ │ │ - blx 18a41b4 <__read_chk@plt+0x183ede0> │ │ │ │ + blx 18a4144 <__read_chk@plt+0x183ed70> │ │ │ │ @ instruction: 0xf88afe8e │ │ │ │ - bvc 56c5bc <__read_chk@plt+0x5071e8> │ │ │ │ + bvc 56c54c <__read_chk@plt+0x507178> │ │ │ │ ldrbeq r4, [r2, r2, lsl #2] │ │ │ │ biclt sp, r7, ip, lsl r4 │ │ │ │ tstcs ip, pc, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-2879 @ 0xfffff4c1 │ │ │ │ - blx 10579e <__read_chk@plt+0xa03ca> │ │ │ │ + blx 10572e <__read_chk@plt+0xa035a> │ │ │ │ ldmvs r2, {r1, r2, r9, sp} │ │ │ │ @ instruction: 0xf0021dd1 │ │ │ │ - b 4f45d8 <__read_chk@plt+0x48f204> │ │ │ │ + b 4f4568 <__read_chk@plt+0x48f194> │ │ │ │ svclt 0x00380122 │ │ │ │ - bl 185e08 <__read_chk@plt+0x120a34> │ │ │ │ - bvc 77554c <__read_chk@plt+0x710178> │ │ │ │ + bl 185d98 <__read_chk@plt+0x1209c4> │ │ │ │ + bvc 7754dc <__read_chk@plt+0x710108> │ │ │ │ @ instruction: 0xf0134103 │ │ │ │ svclt 0x000c0f01 │ │ │ │ cmpcs r8, #32, 6 @ 0x80000000 │ │ │ │ andlt r7, r5, fp, ror r0 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strtmi r4, [r0], #1220 @ 0x4c4 │ │ │ │ streq pc, [r7, #-5] │ │ │ │ @@ -81029,94 +81001,94 @@ │ │ │ │ stmdbeq r9, {r0, r1, r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ mulcs r8, ip, r8 │ │ │ │ stmdbeq r1, {r0, r3, r4, ip, sp, lr, pc} │ │ │ │ mulgt r8, r8, r8 │ │ │ │ vpmax.s8 , , q1 │ │ │ │ stc2 10, cr15, [r1], {76} @ 0x4c @ │ │ │ │ streq pc, [r1], #-2 │ │ │ │ - b 13e868c <__read_chk@plt+0x13832b8> │ │ │ │ + b 13e861c <__read_chk@plt+0x1383248> │ │ │ │ ldrbeq r0, [r2, r2, lsl #4] │ │ │ │ ldmiblt ip!, {r0, r1, r2, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2597 @ 0xfffff5db │ │ │ │ - bmi a0f26c <__read_chk@plt+0x9a9e98> │ │ │ │ + bmi a0f1fc <__read_chk@plt+0x9a9e28> │ │ │ │ stmdbmi r5!, {sp} │ │ │ │ vmlaeq.f32 s28, s22, s29 │ │ │ │ ldrmi r4, [r3], #-1146 @ 0xfffffb86 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ and pc, r8, r3, lsl #17 │ │ │ │ - b ff24f4 <__read_chk@plt+0xf8d120> │ │ │ │ + b 1df2484 <__read_chk@plt+0x1d8d0b0> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf10d9400 │ │ │ │ str pc, [lr, fp, lsr #28]! │ │ │ │ ldrbtmi r4, [sl], #-2588 @ 0xfffff5e4 │ │ │ │ ubfx r6, r4, #23, #7 │ │ │ │ tstmi r8, r3, lsl #16 │ │ │ │ @ instruction: 0xf00043c0 │ │ │ │ - b 4b465c <__read_chk@plt+0x44f288> │ │ │ │ + b 4b45ec <__read_chk@plt+0x44f218> │ │ │ │ tstle pc, ip │ │ │ │ @ instruction: 0x412b9b02 │ │ │ │ movweq lr, #14900 @ 0x3a34 │ │ │ │ ldmdbmi r5, {r0, r2, r3, r4, r7, ip, lr, pc} │ │ │ │ - blmi 5fce80 <__read_chk@plt+0x597aac> │ │ │ │ + blmi 5fce10 <__read_chk@plt+0x597a3c> │ │ │ │ vmlaeq.f32 s28, s22, s29 │ │ │ │ @ instruction: 0xf88a4479 │ │ │ │ ldrbtmi lr, [fp], #-8 │ │ │ │ bfi r6, ip, #25, #1 │ │ │ │ - b c46ac4 <__read_chk@plt+0xbe16f0> │ │ │ │ - blmi 4f7eb0 <__read_chk@plt+0x492adc> │ │ │ │ + b c46a54 <__read_chk@plt+0xbe1680> │ │ │ │ + blmi 4f7e40 <__read_chk@plt+0x492a6c> │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ and pc, r8, sl, lsl #17 │ │ │ │ movwcs lr, #2034 @ 0x7f2 │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {4} │ │ │ │ - eorseq lr, r8, r0, lsr #14 │ │ │ │ - eorseq r9, ip, r0, lsl r0 │ │ │ │ - eorseq r8, ip, r8, ror pc │ │ │ │ - eorseq lr, r8, r2, ror #12 │ │ │ │ - eorseq r8, ip, r4, asr pc │ │ │ │ - ldrshteq lr, [r8], -r6 │ │ │ │ - ldrsbteq r8, [ip], -ip │ │ │ │ - andseq r5, sl, r4, ror #24 │ │ │ │ - eorseq lr, r8, r6, asr #11 │ │ │ │ - andseq r5, sl, r4, asr ip │ │ │ │ - mlaseq r8, r6, r5, lr │ │ │ │ - andseq r5, sl, lr, lsr ip │ │ │ │ - eorseq lr, r8, r2, lsl #11 │ │ │ │ + mlaseq r8, r0, r7, lr │ │ │ │ + eorseq r9, ip, r0, lsl #1 │ │ │ │ + eorseq r8, ip, r8, ror #31 │ │ │ │ + ldrsbteq lr, [r8], -r2 │ │ │ │ + eorseq r8, ip, r4, asr #31 │ │ │ │ + eorseq lr, r8, r6, ror #12 │ │ │ │ + eorseq r8, ip, ip, asr #30 │ │ │ │ + andseq r5, sl, r8, ror fp │ │ │ │ + eorseq lr, r8, r6, lsr r6 │ │ │ │ + andseq r5, sl, r8, ror #22 │ │ │ │ + eorseq lr, r8, r6, lsl #12 │ │ │ │ + andseq r5, sl, r2, asr fp │ │ │ │ + ldrshteq lr, [r8], -r2 │ │ │ │ ldclcs 2, cr15, [sl], {64} @ 0x40 │ │ │ │ andsle r4, r4, r1, ror #10 │ │ │ │ svcvc 0x003af5b1 │ │ │ │ @ instruction: 0xf04fd002 │ │ │ │ @ instruction: 0x477030ff │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec0b8e8 <__read_chk@plt+0xfeba6514> │ │ │ │ + bl fec0b878 <__read_chk@plt+0xfeba64a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdavs r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldmib r1, {r0, r1, r3, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7ff2104 │ │ │ │ andcs pc, r1, fp, ror #29 │ │ │ │ ldrmi fp, [r8], -r8, lsl #26 │ │ │ │ stmiblt ip!, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdale r5, {r1, r2, fp, sp} │ │ │ │ andcs r4, ip, #3072 @ 0xc00 │ │ │ │ - blx 1458fe <__read_chk@plt+0xe052a> │ │ │ │ + blx 14588e <__read_chk@plt+0xe04ba> │ │ │ │ ldrbmi r3, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - eorseq lr, r8, r0, lsl #10 │ │ │ │ + eorseq lr, r8, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec0b924 <__read_chk@plt+0xfeba6550> │ │ │ │ + bl fec0b8b4 <__read_chk@plt+0xfeba64e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mrrcmi 15, 15, r0, r6, cr0 │ │ │ │ teqpvc r4, r1, lsr #11 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ stmdale lr, {r3, r4, r8, fp, sp} │ │ │ │ @ instruction: 0xf001e8df │ │ │ │ stceq 13, cr0, [sp, #-372] @ 0xfffffe8c │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ - stcleq 13, cr0, [pc, #-52] @ b4714 <__read_chk@plt+0x4f340> │ │ │ │ + stcleq 13, cr0, [pc, #-52] @ b46a4 <__read_chk@plt+0x4f2d0> │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ stceq 13, cr0, [r7, #-52]! @ 0xffffffcc │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ @ instruction: 0xf04f0010 │ │ │ │ ldclt 0, cr3, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf5056812 │ │ │ │ ldmdavs r3, {r6, r8, sl, ip, lr}^ │ │ │ │ @@ -81130,23 +81102,23 @@ │ │ │ │ @ instruction: 0xf8850310 │ │ │ │ strdcs r3, [r0], -r4 │ │ │ │ ldmdavs r3, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ ldmdavs r1, {r1, r3, r4, sl, fp, sp, lr} │ │ │ │ svclt 0x001c2901 │ │ │ │ andsvs r2, r1, r1, lsl #2 │ │ │ │ @ instruction: 0x461ad050 │ │ │ │ - blcs cf60c <__read_chk@plt+0x6a238> │ │ │ │ + blcs cf59c <__read_chk@plt+0x6a1c8> │ │ │ │ strdcs sp, [r0, -fp]! │ │ │ │ @ instruction: 0x079b6a93 │ │ │ │ ldmdavs r3, {r0, r3, sl, ip, lr, pc}^ │ │ │ │ teqlt r3, r6, lsr r8 │ │ │ │ ldmdavs r3, {r0, r3, r4, r7, ip, sp, lr}^ │ │ │ │ ldmdavs r3, {r0, r3, r4, r6, ip, sp, lr}^ │ │ │ │ stmdapl r3!, {r0, r3, r4, ip, sp, lr} │ │ │ │ - blvs 154cf0c <__read_chk@plt+0x14e7b38> │ │ │ │ + blvs 154ce9c <__read_chk@plt+0x14e7ac8> │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ tstpeq r4, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ @ instruction: 0x4618e7d5 │ │ │ │ @@ -81157,51 +81129,51 @@ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ ldmdavs r3, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ ldmdavs r2, {r1, r3, r4, sl, fp, sp, lr} │ │ │ │ svclt 0x00042a01 │ │ │ │ @ instruction: 0x609a6bdb │ │ │ │ @ instruction: 0x461cd03b │ │ │ │ - blcs cf678 <__read_chk@plt+0x6a2a4> │ │ │ │ - bvs fe9a8ffc <__read_chk@plt+0xfe943c28> │ │ │ │ + blcs cf608 <__read_chk@plt+0x6a234> │ │ │ │ + bvs fe9a8f8c <__read_chk@plt+0xfe943bb8> │ │ │ │ strle r0, [r3], #-1944 @ 0xfffff868 │ │ │ │ ldmvs fp, {r0, r1, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ teqle r0, r0, lsl #22 │ │ │ │ @ instruction: 0x2c006b64 │ │ │ │ ldmdbmi sl, {r0, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7b04479 │ │ │ │ - andcs lr, r3, #64, 18 @ 0x100000 │ │ │ │ + andcs lr, r3, #120, 18 @ 0x1e0000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04f2004 │ │ │ │ str pc, [r4, r1, lsr #16]! │ │ │ │ andsvs r2, r1, r0, lsl #2 │ │ │ │ - blvs fe7860ac <__read_chk@plt+0xfe720cd8> │ │ │ │ + blvs fe78603c <__read_chk@plt+0xfe720c68> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ mrrceq 0, 4, pc, fp, cr15 @ │ │ │ │ - bvs fe57c9c4 <__read_chk@plt+0xfe5175f0> │ │ │ │ + bvs fe57c954 <__read_chk@plt+0xfe517580> │ │ │ │ ldrle r0, [r0], #-1945 @ 0xfffff867 │ │ │ │ cmnlt r3, r3, asr r8 │ │ │ │ andgt pc, r0, r3, lsl #17 │ │ │ │ ldmdavs r3, {r0, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ stmdbcs r0, {r0, r3, r7, fp, sp, lr} │ │ │ │ @ instruction: 0x2120bf0c │ │ │ │ subsvc r2, r9, r8, asr r1 │ │ │ │ ldmdavs r1, {r3, r8, r9, fp, lr}^ │ │ │ │ stmiapl r3!, {r3, r7, ip, sp, lr}^ │ │ │ │ - blvs 154cfc4 <__read_chk@plt+0x14e7bf0> │ │ │ │ + blvs 154cf54 <__read_chk@plt+0x14e7b80> │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ andcs lr, r3, r2, lsr #15 │ │ │ │ svclt 0x0000e7b0 │ │ │ │ - eorseq sl, r6, r2, asr r1 │ │ │ │ + eorseq sl, r6, r2, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - andseq r5, sl, r8, lsr #23 │ │ │ │ + @ instruction: 0x001a5abc │ │ │ │ andeq r0, r0, r4, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec0ba9c <__read_chk@plt+0xfeba66c8> │ │ │ │ + bl fec0ba2c <__read_chk@plt+0xfeba6658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ svcvc 0x0034f5b1 │ │ │ │ ldmdavs r2, {r1, r2, r3, r8, ip, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r4, sl, fp, sp, lr} │ │ │ │ andsle r2, r6, r1, lsl #22 │ │ │ │ @ instruction: 0xf5042003 │ │ │ │ @@ -81211,150 +81183,150 @@ │ │ │ │ ldclt 0, cr2, [r0, #-976] @ 0xfffffc30 │ │ │ │ @ instruction: 0xff28f7ff │ │ │ │ ldclle 8, cr2, [sl] │ │ │ │ movtpl pc, #1284 @ 0x504 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blvs ff563d24 <__read_chk@plt+0xff4fe950> │ │ │ │ + blvs ff563cb4 <__read_chk@plt+0xff4fe8e0> │ │ │ │ addsvs r2, r3, r3 │ │ │ │ svclt 0x0000e7e5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @ instruction: 0xf8dfb099 │ │ │ │ ldrbtmi sl, [sl], #928 @ 0x3a0 │ │ │ │ movwcs lr, #51661 @ 0xc9cd │ │ │ │ - blmi ffa874a4 <__read_chk@plt+0xffa220d0> │ │ │ │ + blmi ffa87434 <__read_chk@plt+0xffa22060> │ │ │ │ stcls 4, cr4, [r2], #-488 @ 0xfffffe18 │ │ │ │ ldmpl r3, {r0, r2, sl, ip, pc}^ │ │ │ │ ldmdavs fp, {r0, r9, sp} │ │ │ │ @ instruction: 0xf04f9317 │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ andscc lr, r0, #3358720 @ 0x334000 │ │ │ │ andls r9, r6, #143360 @ 0x23000 │ │ │ │ andls r9, fp, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ pkhbtmi r8, r8, r7, lsl #3 │ │ │ │ ldrmi r4, [r9], r4, lsl #12 │ │ │ │ and r4, r6, r5, lsl #12 │ │ │ │ - blx fe270df2 <__read_chk@plt+0xfe20ba1e> │ │ │ │ + blx fe270d82 <__read_chk@plt+0xfe20b9ae> │ │ │ │ svclt 0x00b84581 │ │ │ │ pushvs {r0, r7, r9, sl, lr} │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ ldrbtle r0, [sl], #1817 @ 0x719 │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ stmdavs r8!, {r1, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2259 @ 0xfffff72d │ │ │ │ - blmi ff5ae914 <__read_chk@plt+0xff549540> │ │ │ │ + blmi ff5ae8a4 <__read_chk@plt+0xff5494d0> │ │ │ │ andvc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs lr, {r7, r9, ip, sp}^ │ │ │ │ strbmi r3, [lr, #-3588] @ 0xfffff1fc │ │ │ │ strbmi fp, [lr], -r8, lsr #31 │ │ │ │ andseq pc, r0, #24 │ │ │ │ - blmi ff3e8f30 <__read_chk@plt+0xff383b5c> │ │ │ │ + blmi ff3e8ec0 <__read_chk@plt+0xff383aec> │ │ │ │ tstpeq r4, r8 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0001f018 │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ @ instruction: 0xf008d06b │ │ │ │ tstlt r9, r2, lsl #18 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ msrhi SPSR_sc, r0 │ │ │ │ andls r4, sl, #201728 @ 0x31400 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ movwls r9, #45112 @ 0xb038 │ │ │ │ tstls r9, r0, lsl fp │ │ │ │ - blge 5195d0 <__read_chk@plt+0x4b41fc> │ │ │ │ + blge 519560 <__read_chk@plt+0x4b418c> │ │ │ │ movwls r9, #34575 @ 0x870f │ │ │ │ - bls 36ca28 <__read_chk@plt+0x307654> │ │ │ │ + bls 36c9b8 <__read_chk@plt+0x3075e4> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bmi ff054d4c <__read_chk@plt+0xfefef978> │ │ │ │ + bmi ff054cdc <__read_chk@plt+0xfefef908> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 2cd134 <__read_chk@plt+0x267d60> │ │ │ │ - bls 20da38 <__read_chk@plt+0x1a8664> │ │ │ │ - bls 24d23c <__read_chk@plt+0x1e7e68> │ │ │ │ - bls 1cd340 <__read_chk@plt+0x167f6c> │ │ │ │ + bls 2cd0c4 <__read_chk@plt+0x267cf0> │ │ │ │ + bls 20d9c8 <__read_chk@plt+0x1a85f4> │ │ │ │ + bls 24d1cc <__read_chk@plt+0x1e7df8> │ │ │ │ + bls 1cd2d0 <__read_chk@plt+0x167efc> │ │ │ │ @ instruction: 0x619a63dc │ │ │ │ strcs lr, [r3], #-2516 @ 0xfffff62c │ │ │ │ @ instruction: 0xf0021092 │ │ │ │ vst1.8 {d16-d19}, [r2], r2 │ │ │ │ addsvs r7, sl, #0, 4 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8d480ce │ │ │ │ @ instruction: 0xf1b99000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmdals r7, {r1, r2, r4, r5, r7, pc} │ │ │ │ - blx fedf2968 <__read_chk@plt+0xfed8d594> │ │ │ │ + blx fedf28f8 <__read_chk@plt+0xfed8d524> │ │ │ │ ldrdhi pc, [r0], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strbmi r8, [r8], -r8, lsr #1 │ │ │ │ - b 15f28d4 <__read_chk@plt+0x158d500> │ │ │ │ + b fe3f2864 <__read_chk@plt+0xfe38d490> │ │ │ │ @ instruction: 0xf1071987 │ │ │ │ ldrbmi r0, [r8], -r5, lsl #22 │ │ │ │ - blx fe1f0ef4 <__read_chk@plt+0xfe18bb20> │ │ │ │ + blx bf0e84 <__read_chk@plt+0xb8bab0> │ │ │ │ @ instruction: 0xf8c89a10 │ │ │ │ ldrtmi r0, [r3], -r4 │ │ │ │ ldmdavs r0, {r0, r3, r4, r6, r9, sl, lr}^ │ │ │ │ stmib sp, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf12c6900 │ │ │ │ - blls 4f3e74 <__read_chk@plt+0x48eaa0> │ │ │ │ + blls 4f3e04 <__read_chk@plt+0x48ea30> │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldrtmi r6, [fp], #-2139 @ 0xfffff7a5 │ │ │ │ - bls 310eac <__read_chk@plt+0x2abad8> │ │ │ │ - bcs db688 <__read_chk@plt+0x762b4> │ │ │ │ - bls 369128 <__read_chk@plt+0x303d54> │ │ │ │ + bls 310e3c <__read_chk@plt+0x2aba68> │ │ │ │ + bcs db618 <__read_chk@plt+0x76244> │ │ │ │ + bls 3690b8 <__read_chk@plt+0x303ce4> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bmi fe794cac <__read_chk@plt+0xfe72f8d8> │ │ │ │ + bmi fe794c3c <__read_chk@plt+0xfe72f868> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - blmi fe76e934 <__read_chk@plt+0xfe709560> │ │ │ │ + blmi fe76e8c4 <__read_chk@plt+0xfe7094f0> │ │ │ │ tstpeq r4, r8 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0001f018 │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ stmdbcs r0, {r0, r1, r4, r7, r8, ip, lr, pc} │ │ │ │ tstphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdaeq r2, {r3, r4, ip, sp, lr, pc} │ │ │ │ tstphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmibmi r4, {r0, r1, r4, r7, r8, r9, fp, lr} │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ svclt 0x00082a00 │ │ │ │ movwls r4, #38411 @ 0x960b │ │ │ │ - blx fed9b6bc <__read_chk@plt+0xfed362e8> │ │ │ │ - blmi fe4b3ca0 <__read_chk@plt+0xfe44e8cc> │ │ │ │ + blx fed9b64c <__read_chk@plt+0xfed36278> │ │ │ │ + blmi fe4b3c30 <__read_chk@plt+0xfe44e85c> │ │ │ │ mrrcne 10, 4, lr, ip, cr15 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls ip, #42766 @ 0xa70e │ │ │ │ movwls sl, #31504 @ 0x7b10 │ │ │ │ movwls sl, #35601 @ 0x8b11 │ │ │ │ stmdals r7, {r3, r4, r5, sp, lr, pc} │ │ │ │ - blx 1872a14 <__read_chk@plt+0x180d640> │ │ │ │ + blx 18729a4 <__read_chk@plt+0x180d5d0> │ │ │ │ ldrdlt pc, [r0], #-141 @ 0xffffff73 │ │ │ │ suble r2, r5, r0, lsl #26 │ │ │ │ @ instruction: 0xf7b04648 │ │ │ │ - stmibne r7, {r9, fp, sp, lr, pc} │ │ │ │ - beq 130ee0 <__read_chk@plt+0xcbb0c> │ │ │ │ + stmibne r7, {r3, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ + beq 130e70 <__read_chk@plt+0xcba9c> │ │ │ │ @ instruction: 0xf1354650 │ │ │ │ - bls 4f3388 <__read_chk@plt+0x48dfb4> │ │ │ │ + bls 4f31b8 <__read_chk@plt+0x48dde4> │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0x46334651 │ │ │ │ - bls 34ec18 <__read_chk@plt+0x2e9844> │ │ │ │ + bls 34eba8 <__read_chk@plt+0x2e97d4> │ │ │ │ stmdbvs r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [sl], #176 @ 0xb0 │ │ │ │ - bls 2db724 <__read_chk@plt+0x276350> │ │ │ │ + bls 2db6b4 <__read_chk@plt+0x2762e0> │ │ │ │ tstpeq r4, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf803685b │ │ │ │ - blls 4d4b0c <__read_chk@plt+0x46f738> │ │ │ │ - bls 30db5c <__read_chk@plt+0x2a8788> │ │ │ │ - bls 20d260 <__read_chk@plt+0x1a7e8c> │ │ │ │ - bls 24d364 <__read_chk@plt+0x1e7f90> │ │ │ │ - bls 1cd468 <__read_chk@plt+0x168094> │ │ │ │ + blls 4d4a9c <__read_chk@plt+0x46f6c8> │ │ │ │ + bls 30daec <__read_chk@plt+0x2a8718> │ │ │ │ + bls 20d1f0 <__read_chk@plt+0x1a7e1c> │ │ │ │ + bls 24d2f4 <__read_chk@plt+0x1e7f20> │ │ │ │ + bls 1cd3f8 <__read_chk@plt+0x168024> │ │ │ │ @ instruction: 0x619a63dc │ │ │ │ strcs lr, [r3], #-2516 @ 0xfffff62c │ │ │ │ addsne r8, r2, r9, asr r1 │ │ │ │ andeq pc, r2, #2 │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ stccs 2, cr6, [r0], {154} @ 0x9a │ │ │ │ addshi pc, r8, r0 │ │ │ │ @@ -81378,160 +81350,160 @@ │ │ │ │ svceq 0x0008f011 │ │ │ │ strbmi fp, [r5], -r8, lsl #30 │ │ │ │ @ instruction: 0xf8d4e751 │ │ │ │ @ instruction: 0xf1b99004 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0xf8dfaf44 │ │ │ │ ldrbtmi r9, [r9], #352 @ 0x160 │ │ │ │ - bmi 16ae87c <__read_chk@plt+0x16494a8> │ │ │ │ + bmi 16ae80c <__read_chk@plt+0x1649438> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bmi 166e808 <__read_chk@plt+0x1609434> │ │ │ │ + bmi 166e798 <__read_chk@plt+0x16093c4> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ @ instruction: 0xf8dde71c │ │ │ │ - bls 358c74 <__read_chk@plt+0x2f38a0> │ │ │ │ + bls 358c04 <__read_chk@plt+0x2f3830> │ │ │ │ svcls 0x000f9909 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stmib sp, {r0, r1, r2, r5, ip, lr, pc}^ │ │ │ │ @ instruction: 0xb3255410 │ │ │ │ ldrbcs r4, [fp], -r8, lsr #12 │ │ │ │ ands r2, sl, sp, asr r4 │ │ │ │ bicslt r6, fp, r3, asr #16 │ │ │ │ - blls 4d0c2c <__read_chk@plt+0x46b858> │ │ │ │ + blls 4d0bbc <__read_chk@plt+0x46b7e8> │ │ │ │ ldmdavs fp, {r3, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ stmdacs r0, {r7, fp, sp, lr} │ │ │ │ eorcs fp, r0, ip, lsl #30 │ │ │ │ subsvc r2, r8, r8, asr r0 │ │ │ │ ldmdavs fp, {r4, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 4d0e3c <__read_chk@plt+0x46ba68> │ │ │ │ + blls 4d0dcc <__read_chk@plt+0x46b9f8> │ │ │ │ eorsle r2, r8, r0, lsl #18 │ │ │ │ teqle sp, r0, lsl #20 │ │ │ │ @ instruction: 0xf85a4842 │ │ │ │ bicsvs r0, r8, r0 │ │ │ │ andsls r6, r0, r8, asr fp │ │ │ │ - bvs fe1a1084 <__read_chk@plt+0xfe13bcb0> │ │ │ │ + bvs fe1a1014 <__read_chk@plt+0xfe13bc40> │ │ │ │ strble r0, [r1, #1947]! @ 0x79b │ │ │ │ - blcs db82c <__read_chk@plt+0x76458> │ │ │ │ + blcs db7bc <__read_chk@plt+0x763e8> │ │ │ │ ldmdbge r2, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - blls 3fcbf4 <__read_chk@plt+0x397820> │ │ │ │ + blls 3fcb84 <__read_chk@plt+0x3977b0> │ │ │ │ stmib sp, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ movwls r0, #1 │ │ │ │ - blls 3d8c48 <__read_chk@plt+0x373874> │ │ │ │ + blls 3d8bd8 <__read_chk@plt+0x373804> │ │ │ │ andeq lr, r1, r1, asr #19 │ │ │ │ andeq lr, r3, r1, asr #19 │ │ │ │ @ instruction: 0xf7d96838 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5033801 │ │ │ │ svclt 0x00185340 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 8874e4 <__read_chk@plt+0x822110> │ │ │ │ + blmi 887474 <__read_chk@plt+0x8220a0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 68ec9c <__read_chk@plt+0x6298c8> │ │ │ │ + blls 68ec2c <__read_chk@plt+0x629858> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r4, r0, lsl #6 │ │ │ │ pop {r0, r3, r4, ip, sp, pc} │ │ │ │ strdlt r8, [sl, #-240] @ 0xffffff10 │ │ │ │ @ instruction: 0xf85a4828 │ │ │ │ strb r0, [r6, r0] │ │ │ │ strb r9, [lr, pc, lsl #30] │ │ │ │ @ instruction: 0xf85a481a │ │ │ │ strb r0, [r0, r0] │ │ │ │ @ instruction: 0xf85a4824 │ │ │ │ ldr r0, [ip, r0]! │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7afe7e0 │ │ │ │ - blmi 930714 <__read_chk@plt+0x8cb340> │ │ │ │ + blmi 930784 <__read_chk@plt+0x8cb3b0> │ │ │ │ stmdbmi r1!, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2081 @ 0xfffff7df │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - ldc 7, cr15, [sl, #700] @ 0x2bc │ │ │ │ + ldcl 7, cr15, [r2, #700] @ 0x2bc │ │ │ │ addcs r4, r5, #31744 @ 0x7c00 │ │ │ │ stmdami r0!, {r0, r1, r2, r3, r4, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7af4478 │ │ │ │ - blmi 8702d8 <__read_chk@plt+0x80af04> │ │ │ │ + blmi 870348 <__read_chk@plt+0x80af74> │ │ │ │ ldmdbmi lr, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2078 @ 0xfffff7e2 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - stc 7, cr15, [r8, #700] @ 0x2bc │ │ │ │ - eorseq r9, r6, r2, lsl #31 │ │ │ │ - eorseq r9, r6, r8, ror pc │ │ │ │ + stcl 7, cr15, [r0, #700] @ 0x2bc │ │ │ │ + ldrshteq r9, [r6], -r2 │ │ │ │ + eorseq r9, r6, r8, ror #31 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq r6, pc, r2, ror #31 │ │ │ │ + eoreq r6, pc, r6, ror #29 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xfffffd8d │ │ │ │ - mulseq sl, r0, sl │ │ │ │ + andseq r5, sl, r4, lsr #19 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ andeq r1, r0, r8, ror r7 │ │ │ │ @ instruction: 0xfffffe2d │ │ │ │ andeq r0, r0, r0, asr pc │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r5, sl, r0, lsr #19 │ │ │ │ - eoreq r6, pc, r6, lsl #28 │ │ │ │ - eoreq r6, pc, r6, asr #27 │ │ │ │ + @ instruction: 0x001a58b4 │ │ │ │ + eoreq r6, pc, sl, lsl #26 │ │ │ │ + eoreq r6, pc, sl, asr #25 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ andeq r0, r0, ip, asr #24 │ │ │ │ - eorseq r9, r6, r8, asr ip │ │ │ │ + eorseq r9, r6, r8, asr #25 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl #22 │ │ │ │ - eoreq r7, pc, lr, ror #6 │ │ │ │ - mulseq sl, r4, r7 │ │ │ │ - mulseq sl, lr, r7 │ │ │ │ - eoreq r7, pc, ip, asr r3 @ │ │ │ │ - andseq r5, sl, r2, lsl #15 │ │ │ │ - @ instruction: 0x001a57b8 │ │ │ │ - eoreq r7, pc, sl, asr #6 │ │ │ │ - andseq r5, sl, r0, ror r7 │ │ │ │ - andseq r5, sl, r6, asr #15 │ │ │ │ + eoreq r7, pc, r2, ror r2 @ │ │ │ │ + andseq r5, sl, r8, lsr #13 │ │ │ │ + @ instruction: 0x001a56b2 │ │ │ │ + eoreq r7, pc, r0, ror #4 │ │ │ │ + mulseq sl, r6, r6 │ │ │ │ + andseq r5, sl, ip, asr #13 │ │ │ │ + eoreq r7, pc, lr, asr #4 │ │ │ │ + andseq r5, sl, r4, lsl #13 │ │ │ │ + @ instruction: 0x001a56da │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0bf1c <__read_chk@plt+0xfeba6b48> │ │ │ │ + bl fec0beac <__read_chk@plt+0xfeba6ad8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ - blmi 860fbc <__read_chk@plt+0x7fbbe8> │ │ │ │ + blmi 860f4c <__read_chk@plt+0x7fbb78> │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ andcs r4, r5, #475136 @ 0x74000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ @ instruction: 0xf7af0300 │ │ │ │ - @ instruction: 0x4605eeb6 │ │ │ │ + strmi lr, [r5], -lr, ror #29 │ │ │ │ orrcs fp, r0, #4, 6 @ 0x10000000 │ │ │ │ strpl lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ ldrmi sl, [r9], -r3, lsl #24 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ - ldm lr!, {r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r6!, {r4, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ cmncs lr, r0, lsl #6 │ │ │ │ @ instruction: 0xf02b4620 │ │ │ │ - bmi 4f3264 <__read_chk@plt+0x48de90> │ │ │ │ + bmi 4f31f4 <__read_chk@plt+0x48de20> │ │ │ │ @ instruction: 0xf1a04b0d │ │ │ │ ldrbtmi r0, [sl], #-121 @ 0xffffff87 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldmpl r3, {r6, r8, fp}^ │ │ │ │ - blls 98ede4 <__read_chk@plt+0x929a10> │ │ │ │ + blls 98ed74 <__read_chk@plt+0x9299a0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ ldclt 0, cr11, [r0, #-148]! @ 0xffffff6c │ │ │ │ strtmi r4, [r0], -r8, lsl #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 8, cr15, cr12, cr15, {5} │ │ │ │ + cdp 7, 12, cr15, cr4, cr15, {5} │ │ │ │ ldrb r4, [r6, r4, lsl #12] │ │ │ │ - cdp 7, 1, cr15, cr0, cr15, {5} │ │ │ │ - eorseq r9, r6, sl, asr fp │ │ │ │ + cdp 7, 4, cr15, cr8, cr15, {5} │ │ │ │ + eorseq r9, r6, sl, asr #23 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r5, sl, lr, asr #14 │ │ │ │ - eorseq r9, r6, r6, lsl fp │ │ │ │ - andseq r5, sl, lr, lsl #14 │ │ │ │ + andseq r5, sl, r2, ror #12 │ │ │ │ + eorseq r9, r6, r6, lsl #23 │ │ │ │ + andseq r5, sl, r2, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0bfb8 <__read_chk@plt+0xfeba6be4> │ │ │ │ + bl fec0bf48 <__read_chk@plt+0xfeba6b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6, #-864]! @ 0xfffffca0 │ │ │ │ - blmi a60fe0 <__read_chk@plt+0x9fbc0c> │ │ │ │ + blmi a60f70 <__read_chk@plt+0x9fbb9c> │ │ │ │ ldrbtmi r4, [sp], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0xe094f8df │ │ │ │ ldrbtmi r4, [lr], #3109 @ 0xc25 │ │ │ │ ldrbtmi r5, [r1], -fp, ror #17 │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ ldrmi r0, [r3], -r0, lsl #6 │ │ │ │ @@ -81548,34 +81520,34 @@ │ │ │ │ @ instruction: 0xf8d20102 │ │ │ │ smlabblt sl, r0, r2, r2 │ │ │ │ submi r6, r9, #13697024 @ 0xd10000 │ │ │ │ andls r2, r0, r0, lsl #4 │ │ │ │ strbtmi sl, [r0], -r4, lsl #26 │ │ │ │ andcs lr, r1, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf1309503 │ │ │ │ - stmdacs r1, {r0, r1, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r1, {r0, r1, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r3, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r5, r3, r8 @ │ │ │ │ andeq pc, r8, #66 @ 0x42 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ - blmi 287668 <__read_chk@plt+0x222294> │ │ │ │ + blmi 2875f8 <__read_chk@plt+0x222224> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 20eeb0 <__read_chk@plt+0x1a9adc> │ │ │ │ + blls 20ee40 <__read_chk@plt+0x1a9a6c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - ldc 7, cr15, [r2, #700]! @ 0x2bc │ │ │ │ - ldrhteq r9, [r6], -lr │ │ │ │ + stcl 7, cr15, [sl, #700]! @ 0x2bc │ │ │ │ + eorseq r9, r6, lr, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r9, [r6], -r6 │ │ │ │ + eorseq r9, r6, r6, lsr #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r9, r6, r4, asr #20 │ │ │ │ + ldrhteq r9, [r6], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0c074 <__read_chk@plt+0xfeba6ca0> │ │ │ │ + bl fec0c004 <__read_chk@plt+0xfeba6c30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r3!, {r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ orrsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ movweq pc, #708 @ 0x2c4 @ │ │ │ │ ldrbtmi fp, [r9], #-133 @ 0xffffff7b │ │ │ │ addsmi r2, r8, #0, 4 │ │ │ │ vhadd.s8 d7, d0, d10 │ │ │ │ @@ -81583,20 +81555,20 @@ │ │ │ │ movweq pc, #708 @ 0x2c4 @ │ │ │ │ ldmdble fp, {r3, r4, r7, r9, lr} │ │ │ │ movtmi pc, #256 @ 0x100 @ │ │ │ │ orrvc pc, r0, #683671552 @ 0x28c00000 │ │ │ │ stmdale sp!, {r1, r2, r5, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ ldrbtvc r8, [r9], -fp, lsl #29 │ │ │ │ - bvs 1c11080 <__read_chk@plt+0x1babcac> │ │ │ │ + bvs 1c11010 <__read_chk@plt+0x1babc3c> │ │ │ │ cdppl 4, 6, cr6, cr1, cr7, {3} │ │ │ │ subspl r5, r5, #5963776 @ 0x5b0000 │ │ │ │ stccs 12, cr2, [ip], #-176 @ 0xffffff50 │ │ │ │ mcrrmi 12, 2, r2, pc, cr12 │ │ │ │ - ldclvc 2, cr8, [pc], #-532 @ b4cb4 <__read_chk@plt+0x4f8e0> │ │ │ │ + ldclvc 2, cr8, [pc], #-532 @ b4c44 <__read_chk@plt+0x4f870> │ │ │ │ stccs 12, cr2, [ip], #-176 @ 0xffffff50 │ │ │ │ stccs 12, cr2, [ip], #-544 @ 0xfffffde0 │ │ │ │ subeq r2, r9, ip, lsr #24 │ │ │ │ vadd.i8 d2, d0, d16 │ │ │ │ stmdacs r0!, {r0, r2, r5, r7, pc} │ │ │ │ ldm pc, {r1, r4, fp, ip, lr, pc}^ @ │ │ │ │ cmnpne r6, r0 @ p-variant is OBSOLETE │ │ │ │ @@ -81615,16 +81587,16 @@ │ │ │ │ movweq pc, #41039 @ 0xa04f @ │ │ │ │ @ instruction: 0xf101484d │ │ │ │ ldrbtmi r0, [ip], #-320 @ 0xfffffec0 │ │ │ │ ldrbcs fp, [lr, #-3892] @ 0xfffff0cc │ │ │ │ ldrbtmi r2, [r8], #-1406 @ 0xfffffa82 │ │ │ │ smlabtpl r1, sp, r9, lr │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - @ instruction: 0xf7af9400 │ │ │ │ - stmdami r7, {r4, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7b09400 │ │ │ │ + stmdami r7, {r3, fp, sp, lr, pc}^ │ │ │ │ andlt r4, r5, r8, ror r4 │ │ │ │ stmdami r6, {r4, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xe7fa4478 │ │ │ │ ldrbtmi r4, [r8], #-2117 @ 0xfffff7bb │ │ │ │ stmdami r5, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7f44478 │ │ │ │ ldrbtmi r4, [r8], #-2116 @ 0xfffff7bc │ │ │ │ @@ -81667,73 +81639,73 @@ │ │ │ │ ldmdami r8!, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a64478 │ │ │ │ ldrbtmi r4, [r8], #-2103 @ 0xfffff7c9 │ │ │ │ ldmdami r7!, {r0, r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a04478 │ │ │ │ ldrbtmi r4, [r8], #-2102 @ 0xfffff7ca │ │ │ │ @ instruction: 0xf100e79d │ │ │ │ - bcs 3858fc <__read_chk@plt+0x320528> │ │ │ │ + bcs 38588c <__read_chk@plt+0x3204b8> │ │ │ │ svcge 0x007ef63f │ │ │ │ ldrdgt pc, [ip], #143 @ 0x8f │ │ │ │ mrrcne 3, 0, r2, r4, cr10 │ │ │ │ ldrbtmi r4, [ip], #1544 @ 0x608 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf8cd9401 │ │ │ │ @ instruction: 0xf7afc000 │ │ │ │ - @ instruction: 0xe788ef5a │ │ │ │ + @ instruction: 0xe788ef92 │ │ │ │ @ instruction: 0xf47f287f │ │ │ │ stmdami ip!, {r0, r2, r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xe7844478 │ │ │ │ strmi r4, [r1], -fp, lsr #22 │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ stmib r3, {r3, r4, r9, sl, lr}^ │ │ │ │ tsthi sl, r0, lsl #4 │ │ │ │ - @ instruction: 0xf9e0f152 │ │ │ │ + @ instruction: 0xf988f152 │ │ │ │ svclt 0x0000e777 │ │ │ │ - eorseq r8, ip, r2, lsr #13 │ │ │ │ - andseq r5, sl, r2, asr #13 │ │ │ │ - eorseq r8, ip, r2, lsl #12 │ │ │ │ - ldrshteq r8, [ip], -r0 │ │ │ │ - @ instruction: 0x001a55f8 │ │ │ │ - andseq r5, sl, r6, ror #11 │ │ │ │ - @ instruction: 0x001a55b4 │ │ │ │ - andseq r5, sl, r2, lsr r6 │ │ │ │ - andseq r5, sl, ip, lsl r6 │ │ │ │ - andseq r5, sl, sl, lsl #12 │ │ │ │ - @ instruction: 0x001a55f8 │ │ │ │ - andseq r5, sl, r6, ror #11 │ │ │ │ - @ instruction: 0x001a55d4 │ │ │ │ - mulseq sl, r2, r5 │ │ │ │ - andseq r5, r9, r8, lsr r9 │ │ │ │ - andseq r4, sl, lr, lsr #10 │ │ │ │ - andseq r5, sl, r0, ror r5 │ │ │ │ - eoreq r5, r7, sl, lsr sl │ │ │ │ - eoreq r5, r7, r8, ror #19 │ │ │ │ - andseq r5, sl, r2, asr r5 │ │ │ │ - andseq r5, sl, r0, asr #10 │ │ │ │ - andseq r5, sl, r2, lsr #12 │ │ │ │ - andseq r5, sl, r8, lsl #12 │ │ │ │ - @ instruction: 0x001a55f2 │ │ │ │ - @ instruction: 0x001a55dc │ │ │ │ - andseq r5, sl, r2, asr r5 │ │ │ │ - andseq r5, sl, r4, lsl #10 │ │ │ │ - andseq r5, sl, sl, lsl #10 │ │ │ │ - andseq r5, sl, ip, asr #10 │ │ │ │ - andseq r8, r9, sl, lsl #15 │ │ │ │ - @ instruction: 0x001a54d4 │ │ │ │ - andseq r4, sp, lr, asr ip │ │ │ │ - @ instruction: 0x001a54d4 │ │ │ │ - @ instruction: 0x001a54d2 │ │ │ │ - strdeq sp, [r6], -r8 @ │ │ │ │ - strdeq r2, [pc], -lr @ │ │ │ │ - andseq r5, sl, r6, asr #11 │ │ │ │ - andseq r5, sl, r0, lsl #9 │ │ │ │ - ldrshteq r8, [ip], -r2 │ │ │ │ + eorseq r8, ip, r2, lsl r7 │ │ │ │ + @ instruction: 0x001a55d6 │ │ │ │ + eorseq r8, ip, r2, ror r6 │ │ │ │ + eorseq r8, ip, r0, ror #12 │ │ │ │ + andseq r5, sl, ip, lsl #10 │ │ │ │ + @ instruction: 0x001a54fa │ │ │ │ + andseq r5, sl, r8, asr #9 │ │ │ │ + andseq r5, sl, r6, asr #10 │ │ │ │ + andseq r5, sl, r0, lsr r5 │ │ │ │ + andseq r5, sl, lr, lsl r5 │ │ │ │ + andseq r5, sl, ip, lsl #10 │ │ │ │ + @ instruction: 0x001a54fa │ │ │ │ + andseq r5, sl, r8, ror #9 │ │ │ │ + andseq r5, sl, r6, lsr #9 │ │ │ │ + andseq r5, r9, r0, lsl #17 │ │ │ │ + andseq r4, sl, r2, asr #8 │ │ │ │ + andseq r5, sl, r4, lsl #9 │ │ │ │ + eoreq r5, r7, lr, asr #18 │ │ │ │ + strdeq r5, [r7], -ip @ │ │ │ │ + andseq r5, sl, r6, ror #8 │ │ │ │ + andseq r5, sl, r4, asr r4 │ │ │ │ + andseq r5, sl, r6, lsr r5 │ │ │ │ + andseq r5, sl, ip, lsl r5 │ │ │ │ + andseq r5, sl, r6, lsl #10 │ │ │ │ + @ instruction: 0x001a54f0 │ │ │ │ + andseq r5, sl, r6, ror #8 │ │ │ │ + andseq r5, sl, r8, lsl r4 │ │ │ │ + andseq r5, sl, lr, lsl r4 │ │ │ │ + andseq r5, sl, r0, ror #8 │ │ │ │ + @ instruction: 0x001986d2 │ │ │ │ + andseq r5, sl, r8, ror #7 │ │ │ │ + andseq r4, sp, r2, ror fp │ │ │ │ + andseq r5, sl, r8, ror #7 │ │ │ │ + andseq r5, sl, r6, ror #7 │ │ │ │ + eoreq sp, r6, ip, lsl #2 │ │ │ │ + eoreq r2, pc, r2, lsl #4 │ │ │ │ + @ instruction: 0x001a54da │ │ │ │ + mulseq sl, r4, r3 │ │ │ │ + eorseq r8, ip, r2, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0c2ec <__read_chk@plt+0xfeba6f18> │ │ │ │ + bl fec0c27c <__read_chk@plt+0xfeba6ea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0200fe0 │ │ │ │ addlt r0, r5, r2, lsl #4 │ │ │ │ eorle r2, fp, r1, lsl sl │ │ │ │ addvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ addsmi r4, r0, #12, 12 @ 0xc00000 │ │ │ │ @@ -81745,15 +81717,15 @@ │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ strls r2, [r0, #-256] @ 0xffffff00 │ │ │ │ @ instruction: 0xf90af10d │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ mrc2 7, 4, pc, cr14, cr15, {7} │ │ │ │ ldcmi 3, cr11, [r7, #-80] @ 0xffffffb0 │ │ │ │ ldrbtmi r4, [sp], #-2583 @ 0xfffff5e9 │ │ │ │ - blmi 686324 <__read_chk@plt+0x620f50> │ │ │ │ + blmi 6862b4 <__read_chk@plt+0x620ee0> │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ andcs r4, r2, #536870912 @ 0x20000000 │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ @ instruction: 0xf922f10d │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ mcr2 7, 4, pc, cr10, cr15, {7} @ │ │ │ │ @@ -81764,46 +81736,46 @@ │ │ │ │ mullt r5, r7, r8 │ │ │ │ stcmi 13, cr11, [ip], {48} @ 0x30 │ │ │ │ @ instruction: 0x4625447c │ │ │ │ strb r4, [sp, r1, lsr #12] │ │ │ │ ldrbtmi r4, [ip], #-3082 @ 0xfffff3f6 │ │ │ │ strtmi r4, [r2], -r5, lsr #12 │ │ │ │ svclt 0x0000e7db │ │ │ │ - @ instruction: 0x001a54d8 │ │ │ │ - @ instruction: 0x001a54de │ │ │ │ - andseq r5, sl, r6, lsr #10 │ │ │ │ - @ instruction: 0x001a54b2 │ │ │ │ - @ instruction: 0x001a54b8 │ │ │ │ - andseq r5, sl, r8, lsl r5 │ │ │ │ - mulseq sl, lr, r4 │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - eoreq r6, pc, r6, asr #15 │ │ │ │ + andseq r5, sl, ip, ror #7 │ │ │ │ + @ instruction: 0x001a53f2 │ │ │ │ + andseq r5, sl, sl, lsr r4 │ │ │ │ + andseq r5, sl, r6, asr #7 │ │ │ │ + andseq r5, sl, ip, asr #7 │ │ │ │ + andseq r5, sl, ip, lsr #8 │ │ │ │ + @ instruction: 0x001a53b2 │ │ │ │ + ldrdeq r6, [pc], -r4 @ │ │ │ │ + eoreq r6, pc, sl, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec0c3b0 <__read_chk@plt+0xfeba6fdc> │ │ │ │ + bl fec0c340 <__read_chk@plt+0xfeba6f6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ @ instruction: 0xb1a1b188 │ │ │ │ - bmi 4081f0 <__read_chk@plt+0x3a2e1c> │ │ │ │ + bmi 408180 <__read_chk@plt+0x3a2dac> │ │ │ │ ldrbtmi r4, [sl], #-1148 @ 0xfffffb84 │ │ │ │ stmib sp, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ andcs r1, r2, #536870912 @ 0x20000000 │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ @ instruction: 0xf10d2004 │ │ │ │ ldrdlt pc, [r4], -sp │ │ │ │ stmdami r7, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ stmdbcs r0, {r3, r4, r5, r6, sl, lr} │ │ │ │ stmdbmi r6, {r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0x460c4479 │ │ │ │ strb r4, [r9, sl, lsl #12]! │ │ │ │ - andseq r5, sl, r8, lsr #8 │ │ │ │ - andseq r5, sl, lr, lsr #8 │ │ │ │ - mulseq sl, r0, r4 │ │ │ │ - andseq r0, lr, r4, ror #13 │ │ │ │ - eoreq r6, pc, r8, asr r7 @ │ │ │ │ + andseq r5, sl, ip, lsr r3 │ │ │ │ + andseq r5, sl, r2, asr #6 │ │ │ │ + andseq r5, sl, r4, lsr #7 │ │ │ │ + @ instruction: 0x001e05f8 │ │ │ │ + eoreq r6, pc, ip, asr r6 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ ldrmi fp, [r3], r9, lsl #1 │ │ │ │ @ instruction: 0x46054ab1 │ │ │ │ ldrbtmi r4, [sl], #-2993 @ 0xfffff44f │ │ │ │ @@ -81824,18 +81796,18 @@ │ │ │ │ cmplt r1, r9, lsl r8 │ │ │ │ @ instruction: 0xf1b16899 │ │ │ │ @ instruction: 0xf8535f80 │ │ │ │ svclt 0x00081f18 │ │ │ │ stmdbcs r0, {r0, r9, ip, sp} │ │ │ │ andcc sp, r1, #-2147483587 @ 0x8000003d │ │ │ │ @ instruction: 0x46200114 │ │ │ │ - mrc2 1, 2, pc, cr8, cr4, {1} │ │ │ │ + mcr2 1, 0, pc, cr0, cr4, {1} @ │ │ │ │ ldcmi 6, cr4, [ip], {34} @ 0x22 │ │ │ │ andls r2, r6, r0, lsl #2 │ │ │ │ - ldm sl, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r2, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dd447c │ │ │ │ stmdavs r3!, {r3, r4, pc} │ │ │ │ @ instruction: 0xf0003301 │ │ │ │ ldrcc r8, [r0], #-287 @ 0xfffffee1 │ │ │ │ ldreq pc, [r0], -r8, lsl #2 │ │ │ │ andeq lr, pc, r4, lsl r9 @ │ │ │ │ andeq lr, pc, r6, lsl #18 │ │ │ │ @@ -81852,15 +81824,15 @@ │ │ │ │ @ instruction: 0xf1b268a2 │ │ │ │ mvnsle r5, r0, lsl #31 │ │ │ │ mulge r0, r3, r8 │ │ │ │ streq pc, [r1, -pc, rrx] │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrbmi sp, [r7], -sl │ │ │ │ stmdale r7, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp} │ │ │ │ - stcl 7, cr15, [r8], {175} @ 0xaf │ │ │ │ + stc 7, cr15, [r0, #-700] @ 0xfffffd44 │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldrbeq r3, [sl, #26] │ │ │ │ addshi pc, fp, r0, lsl #2 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x4642b133 │ │ │ │ smlalle r4, r0, pc, r2 @ │ │ │ │ svccc 0x0010f852 │ │ │ │ @@ -81870,55 +81842,55 @@ │ │ │ │ ldmdbeq r0, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ svccc 0x0018f854 │ │ │ │ bicsle r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf04f4975 │ │ │ │ andcs r3, r5, #-67108861 @ 0xfc000003 │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bl ff0731ec <__read_chk@plt+0xff00de18> │ │ │ │ + bl ffe7317c <__read_chk@plt+0xffe0dda8> │ │ │ │ andcs r4, r5, #1851392 @ 0x1c4000 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ @ instruction: 0xf7af2000 │ │ │ │ - @ instruction: 0x4607ebb8 │ │ │ │ + @ instruction: 0x4607ebf0 │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ @ instruction: 0xf04f2401 │ │ │ │ @ instruction: 0xf04f0a08 │ │ │ │ @ instruction: 0xf06f0900 │ │ │ │ and r0, r5, r3, lsl #16 │ │ │ │ eorle r2, r4, sl, lsl #16 │ │ │ │ teqle r6, r1, lsr #16 │ │ │ │ streq pc, [r1], #-132 @ 0xffffff7c │ │ │ │ addne pc, r0, #13959168 @ 0xd50000 │ │ │ │ stccs 3, cr2, [r0], {42} @ 0x2a │ │ │ │ ldrtmi fp, [r8], -ip, lsl #30 │ │ │ │ - bls 246c30 <__read_chk@plt+0x1e185c> │ │ │ │ + bls 246bc0 <__read_chk@plt+0x1e17ec> │ │ │ │ stmib sp, {r0, r3, r6, r7, fp, sp, lr}^ │ │ │ │ submi r9, r9, #4096 @ 0x1000 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf94ef02a │ │ │ │ mvnle r1, r3, lsl #26 │ │ │ │ - bmi 17fd38c <__read_chk@plt+0x1797fb8> │ │ │ │ + bmi 17fd31c <__read_chk@plt+0x1797f48> │ │ │ │ ldrbtmi r4, [sl], #-2902 @ 0xfffff4aa │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, ip, r0, asr #32 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ strdcs r8, [r0], -r0 │ │ │ │ ldmdbmi r6, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blmi 163dbc0 <__read_chk@plt+0x15d87ec> │ │ │ │ + blmi 163db50 <__read_chk@plt+0x15d877c> │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ - bl 1f73274 <__read_chk@plt+0x1f0dea0> │ │ │ │ + bl fed73204 <__read_chk@plt+0xfed0de30> │ │ │ │ andcs r4, r5, #1359872 @ 0x14c000 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ @ instruction: 0xf7af4658 │ │ │ │ - @ instruction: 0x4607eb74 │ │ │ │ - bls 22f2b4 <__read_chk@plt+0x1c9ee0> │ │ │ │ - bcs cf518 <__read_chk@plt+0x6a144> │ │ │ │ + strmi lr, [r7], -ip, lsr #23 │ │ │ │ + bls 22f244 <__read_chk@plt+0x1c9e70> │ │ │ │ + bcs cf4a8 <__read_chk@plt+0x6a0d4> │ │ │ │ addhi pc, r2, r0 │ │ │ │ ldmdavs r2!, {r1, r2, r4, fp, sp, lr} │ │ │ │ @ instruction: 0x4635b1f2 │ │ │ │ andsle r2, r4, sl, lsr #16 │ │ │ │ strbeq pc, [r1, -r0, lsr #3]! @ │ │ │ │ ldrbmi r4, [fp], -r2, lsl #13 │ │ │ │ stmdale r4!, {r0, r2, r3, r8, r9, sl, fp, sp} │ │ │ │ @@ -81929,104 +81901,104 @@ │ │ │ │ @ instruction: 0x21212121 │ │ │ │ @ instruction: 0xf8553121 │ │ │ │ teqlt fp, r8, lsl pc │ │ │ │ ldmvs r3!, {r1, r2, r3, r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl fp │ │ │ │ vqrdmlah.s32 d23, d4, d19 │ │ │ │ teqvc r3, #67108864 @ 0x4000000 │ │ │ │ - bls 24810c <__read_chk@plt+0x1e2d38> │ │ │ │ + bls 24809c <__read_chk@plt+0x1e2cc8> │ │ │ │ addsmi r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ stmdage r6, {r4, r5, r7, ip, lr, pc} │ │ │ │ - stc2 1, cr15, [r8], {52} @ 0x34 │ │ │ │ + blx fecf188a <__read_chk@plt+0xfec8c4b6> │ │ │ │ @ instruction: 0xf7afe7ac │ │ │ │ - stmdavs r3, {r1, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ eorvc pc, sl, r3, asr r8 @ │ │ │ │ tstlt fp, lr, asr r7 │ │ │ │ @ instruction: 0xf1b168b1 │ │ │ │ eorle r5, r7, r0, lsl #31 │ │ │ │ svccs 0x0018f855 │ │ │ │ rscle r2, r7, r0, lsl #20 │ │ │ │ strb r4, [sp, lr, lsr #12] │ │ │ │ ldrcc r6, [r8, #-2475] @ 0xfffff655 │ │ │ │ - blcs c6d0c <__read_chk@plt+0x61938> │ │ │ │ + blcs c6c9c <__read_chk@plt+0x618c8> │ │ │ │ ldmvs r3!, {r5, r6, r7, ip, lr, pc} │ │ │ │ mvnsle r2, r1, lsl #22 │ │ │ │ ldmvs r2!, {r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svceq 0x0064f1ba │ │ │ │ @ instruction: 0xf1bad005 │ │ │ │ eorle r0, pc, r6, ror #30 │ │ │ │ mvnle r2, r0, asr #20 │ │ │ │ ldrbmi lr, [r3], -lr, asr #15 │ │ │ │ sbcle r2, fp, r4, lsl #20 │ │ │ │ ldrcc r6, [r8, #-2474] @ 0xfffff656 │ │ │ │ - bcs c6d38 <__read_chk@plt+0x61964> │ │ │ │ + bcs c6cc8 <__read_chk@plt+0x618f4> │ │ │ │ stmiavs sl!, {r1, r3, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r5, r4, ror #22 │ │ │ │ svcvc 0x0080f5b2 │ │ │ │ @ instruction: 0xe7bfd1f4 │ │ │ │ mulhi r0, r2, r8 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r5, r6, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x46c1d013 │ │ │ │ svceq 0x007ff1b8 │ │ │ │ movwls sp, #22543 @ 0x580f │ │ │ │ - bl ffa73368 <__read_chk@plt+0xffa0df94> │ │ │ │ - blls 20f4b8 <__read_chk@plt+0x1aa0e4> │ │ │ │ + ldc 7, cr15, [lr], {175} @ 0xaf │ │ │ │ + blls 20f448 <__read_chk@plt+0x1aa074> │ │ │ │ andscs pc, r8, r2, lsr r8 @ │ │ │ │ svcvc 0x0080f412 │ │ │ │ @ instruction: 0xf7afd005 │ │ │ │ - stmdavs r2, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r2, {r1, r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8529b05 │ │ │ │ ldrbmi r9, [r1, #40] @ 0x28 │ │ │ │ @ instruction: 0xe7a1d1ba │ │ │ │ @ instruction: 0xe7db4653 │ │ │ │ strbt r4, [fp], r1, asr #13 │ │ │ │ - b 1d73394 <__read_chk@plt+0x1d0dfc0> │ │ │ │ + b feb73324 <__read_chk@plt+0xfeb0df50> │ │ │ │ mrcle 8, 7, r6, cr15, cr3, {0} │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {0} │ │ │ │ - eorseq r9, r6, r6, ror #12 │ │ │ │ + ldrsbteq r9, [r6], -r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r8, sl, asr sl │ │ │ │ - eorseq sp, r8, ip, lsl #20 │ │ │ │ - eoreq r6, pc, r2, lsl #13 │ │ │ │ - andseq r5, sl, r8, ror #6 │ │ │ │ - andseq r5, sl, r2, lsr #7 │ │ │ │ - ldrshteq r9, [r6], -sl │ │ │ │ - andseq r5, sl, sl, ror r3 │ │ │ │ - eorseq sp, r8, r0, ror #17 │ │ │ │ - andseq r5, sl, r2, lsr #7 │ │ │ │ - eorseq sp, r8, r4, ror r8 │ │ │ │ + eorseq sp, r8, sl, asr #21 │ │ │ │ + eorseq sp, r8, ip, ror sl │ │ │ │ + eoreq r6, pc, r6, lsl #11 │ │ │ │ + andseq r5, sl, ip, ror r2 │ │ │ │ + @ instruction: 0x001a52b6 │ │ │ │ + eorseq r9, r6, sl, ror #10 │ │ │ │ + andseq r5, sl, lr, lsl #5 │ │ │ │ + eorseq sp, r8, r0, asr r9 │ │ │ │ + @ instruction: 0x001a52b6 │ │ │ │ + eorseq sp, r8, r4, ror #17 │ │ │ │ ldrlt fp, [r8, #-800]! @ 0xfffffce0 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ strmi r6, [r5], -r4, lsl #16 │ │ │ │ stmdavs r3!, {r2, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4620b193 │ │ │ │ - blx fe1f1a02 <__read_chk@plt+0xfe18c62e> │ │ │ │ + blx bf1992 <__read_chk@plt+0xb8c5be> │ │ │ │ @ instruction: 0xf1046923 │ │ │ │ tstlt fp, r0, lsl r0 │ │ │ │ - blx 2071a0e <__read_chk@plt+0x200c63a> │ │ │ │ + blx a7199e <__read_chk@plt+0xa0c5ca> │ │ │ │ @ instruction: 0xf1046963 │ │ │ │ tstlt fp, r4, lsl r0 │ │ │ │ - blx 1ef1a1a <__read_chk@plt+0x1e8c646> │ │ │ │ + blx 8f19aa <__read_chk@plt+0x88c5d6> │ │ │ │ svccc 0x0018f854 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf1344038 │ │ │ │ - fldmdbxlt r8!, {d11-d65} @ Deprecated │ │ │ │ + fldmdbxlt r8!, {d11-d21} @ Deprecated │ │ │ │ svclt 0x00004770 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 14, cr15, cr8, cr12, {6} │ │ │ │ - blpl fedf38f0 <__read_chk@plt+0xfed8e51c> │ │ │ │ + blpl fedf3880 <__read_chk@plt+0xfed8e4ac> │ │ │ │ @ instruction: 0xf8dfb0bd │ │ │ │ @ instruction: 0x468c6bb4 │ │ │ │ - blmi fecf38fc <__read_chk@plt+0xfec8e528> │ │ │ │ + blmi fecf388c <__read_chk@plt+0xfec8e4b8> │ │ │ │ ldrbtmi r4, [lr], #-1149 @ 0xfffffb83 │ │ │ │ @ instruction: 0xf8df9614 │ │ │ │ strmi r3, [r7], -ip, lsr #23 │ │ │ │ strcs r5, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ ldrtls r6, [fp], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ andls r9, ip, lr, lsl #2 │ │ │ │ @@ -82044,15 +82016,15 @@ │ │ │ │ ldrbtmi r3, [sl], #-2920 @ 0xfffff498 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbthi pc, [r9], r0, asr #32 @ │ │ │ │ eorslt r9, sp, pc, lsl #16 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blne 16f3964 <__read_chk@plt+0x168e590> │ │ │ │ + blne 16f38f4 <__read_chk@plt+0x168e520> │ │ │ │ ldrtmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xf0ca4479 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d7d0e3 │ │ │ │ @ instruction: 0xf11000bc │ │ │ │ cmnplt r8, r3, lsl r8 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ @@ -82061,26 +82033,26 @@ │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ @ instruction: 0xf808f110 │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r9, -ip, rrx] │ │ │ │ strthi pc, [r6], r0, lsl #2 │ │ │ │ orreq pc, r0, #402653187 @ 0x18000003 │ │ │ │ tstls r0, #57344 @ 0xe000 │ │ │ │ - blcc 6f39a8 <__read_chk@plt+0x68e5d4> │ │ │ │ + blcc 6f3938 <__read_chk@plt+0x68e564> │ │ │ │ svclt 0x00183a00 │ │ │ │ andsls r2, r3, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf014447b │ │ │ │ andsls r0, r5, #805306368 @ 0x30000000 │ │ │ │ addeq pc, r0, #-1073741824 @ 0xc0000000 │ │ │ │ orrseq pc, r4, #-1073741824 @ 0xc0000000 │ │ │ │ sadd16mi fp, r3, r8 │ │ │ │ - bcs ffff39c8 <__read_chk@plt+0xfff8e5f4> │ │ │ │ + bcs ffff3958 <__read_chk@plt+0xfff8e584> │ │ │ │ movwcs r9, #795 @ 0x31b │ │ │ │ andsls r4, r7, #2046820352 @ 0x7a000000 │ │ │ │ - bcs ffdf39d4 <__read_chk@plt+0xffd8e600> │ │ │ │ + bcs ffdf3964 <__read_chk@plt+0xffd8e590> │ │ │ │ ldrbtmi r9, [sl], #-783 @ 0xfffffcf1 │ │ │ │ @ instruction: 0xf8df9218 │ │ │ │ tstls r2, #240, 20 @ 0xf0000 │ │ │ │ ldrbtmi sl, [sl], #-2849 @ 0xfffff4df │ │ │ │ andsls r9, ip, #1140850688 @ 0x44000000 │ │ │ │ tstls r6, #39936 @ 0x9c00 │ │ │ │ strcs r9, [r0, -sp, lsl #22] │ │ │ │ @@ -82097,35 +82069,35 @@ │ │ │ │ @ instruction: 0xf1284640 │ │ │ │ tstplt r8, pc, lsl sp @ p-variant is OBSOLETE │ │ │ │ strcc r3, [r1, #-1793] @ 0xfffff8ff │ │ │ │ stccs 8, cr6, [r0], {164} @ 0xa4 │ │ │ │ cdpne 1, 3, cr13, cr12, cr14, {7} │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ stmdbeq r4, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ - bvs fe6f3a38 <__read_chk@plt+0xfe68e664> │ │ │ │ - beq f17fc <__read_chk@plt+0x8c428> │ │ │ │ + bvs fe6f39c8 <__read_chk@plt+0xfe68e5f4> │ │ │ │ + beq f178c <__read_chk@plt+0x8c3b8> │ │ │ │ ldrsbtlt pc, [r0], -sp @ │ │ │ │ ldrbtmi r4, [lr], #-1620 @ 0xfffff9ac │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xe00546b0 │ │ │ │ ldmiblt r2, {r1, fp, ip, sp, lr}^ │ │ │ │ eorsle r2, r0, r0, lsl #24 │ │ │ │ - beq 131b04 <__read_chk@plt+0xcc730> │ │ │ │ + beq 131a94 <__read_chk@plt+0xcc6c0> │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ @ instruction: 0xf0c54651 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dbd02e │ │ │ │ @ instruction: 0x465100bc │ │ │ │ @ instruction: 0xf9acf0c5 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stccs 1, cr13, [r0], {234} @ 0xea │ │ │ │ - blls 3a9eb0 <__read_chk@plt+0x344adc> │ │ │ │ + blls 3a9e40 <__read_chk@plt+0x344a6c> │ │ │ │ movwcc r3, #5377 @ 0x1501 │ │ │ │ strcs r9, [r0], #-779 @ 0xfffffcf5 │ │ │ │ - blls 42f6a4 <__read_chk@plt+0x3ca2d0> │ │ │ │ + blls 42f634 <__read_chk@plt+0x3ca260> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ orrlt r4, r4, ip, lsr #7 │ │ │ │ @ instruction: 0xb1206860 │ │ │ │ @ instruction: 0xf1284631 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r0!, {r3, r4, r6, r7, ip, lr, pc} │ │ │ │ @@ -82134,28 +82106,28 @@ │ │ │ │ sbcsle r2, r1, r0, lsl #16 │ │ │ │ stccs 8, cr6, [r0], {164} @ 0xa4 │ │ │ │ ldrtmi sp, [r1], -lr, ror #3 │ │ │ │ @ instruction: 0xf1284640 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ded1db │ │ │ │ strmi r9, [r0], fp, lsl #22 │ │ │ │ - bge 2f3acc <__read_chk@plt+0x28e6f8> │ │ │ │ + bge 2f3a5c <__read_chk@plt+0x28e688> │ │ │ │ @ instruction: 0xf8df3b00 │ │ │ │ svclt 0x00186a08 │ │ │ │ ldrbtmi r2, [sl], #769 @ 0x301 │ │ │ │ @ instruction: 0x46d3447e │ │ │ │ movteq lr, #15113 @ 0x3b09 │ │ │ │ tstcs r8, #486539264 @ 0x1d000000 │ │ │ │ strcc pc, [r3, #-2821] @ 0xfffff4fb │ │ │ │ @ instruction: 0xf1344628 │ │ │ │ - @ instruction: 0x462afbdb │ │ │ │ + strtmi pc, [sl], -r3, lsl #23 │ │ │ │ eorls r4, r1, r1, asr #12 │ │ │ │ - cdp 7, 5, cr15, cr14, cr14, {5} │ │ │ │ + cdp 7, 9, cr15, cr6, cr14, {5} │ │ │ │ ldrtmi r9, [r0], -r1, lsr #26 │ │ │ │ - stc2 1, cr15, [r0, #308]! @ 0x134 │ │ │ │ + stc2l 1, cr15, [r8, #-308] @ 0xfffffecc │ │ │ │ @ instruction: 0xf8da2318 │ │ │ │ strtmi r2, [r9], r4 │ │ │ │ ldrcc r6, [r8, #-106] @ 0xffffff96 │ │ │ │ movwlt pc, #35587 @ 0x8b03 @ │ │ │ │ ldrdcs pc, [r8], -sl │ │ │ │ ldceq 8, cr15, [r8], {69} @ 0x45 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @@ -82165,107 +82137,107 @@ │ │ │ │ @ instruction: 0xf0030207 │ │ │ │ tstmi r3, #469762048 @ 0x1c000000 │ │ │ │ stccc 8, cr15, [ip], {5} │ │ │ │ svceq 0x0018f85a │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ svccs 0x00004606 │ │ │ │ rsbhi pc, r7, #64 @ 0x40 │ │ │ │ - blcs dc3f8 <__read_chk@plt+0x77024> │ │ │ │ + blcs dc388 <__read_chk@plt+0x76fb4> │ │ │ │ bicshi pc, ip, r0, asr #32 │ │ │ │ @ instruction: 0x93239b11 │ │ │ │ @ instruction: 0x93229b16 │ │ │ │ - blcs dc430 <__read_chk@plt+0x7705c> │ │ │ │ + blcs dc3c0 <__read_chk@plt+0x76fec> │ │ │ │ @ instruction: 0x81baf040 │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ - blls 575ad8 <__read_chk@plt+0x510704> │ │ │ │ + blls 575a68 <__read_chk@plt+0x510694> │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs b63f8 <__read_chk@plt+0x51024> │ │ │ │ + blcs b6388 <__read_chk@plt+0x50fb4> │ │ │ │ ldrhi pc, [r6, #-0]! │ │ │ │ stmdbvs r2!, {r1, r2, r3, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdavs r3!, {r0, r4, r5, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r1!, {r0, r2, r3, r5, r8, sl, pc}^ │ │ │ │ eorcc pc, r1, r3, asr r8 @ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ - bvs 916cb4 <__read_chk@plt+0x8b18e0> │ │ │ │ + bvs 916c44 <__read_chk@plt+0x8b1870> │ │ │ │ vhsub.u8 d4, d16, d11 │ │ │ │ @ instruction: 0xf8528523 │ │ │ │ svccs 0x00007023 │ │ │ │ ldrhi pc, [lr, #-832] @ 0xfffffcc0 │ │ │ │ adcsmi r6, fp, #536576 @ 0x83000 │ │ │ │ ldrhi pc, [sl, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xf1414639 │ │ │ │ - pkhtbmi pc, r0, r7, asr #21 @ │ │ │ │ + @ instruction: 0x4680fa7f │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stcls 5, cr8, [r1, #-76]! @ 0xffffffb4 │ │ │ │ - blcs cf8f0 <__read_chk@plt+0x6a51c> │ │ │ │ + blcs cf880 <__read_chk@plt+0x6a4ac> │ │ │ │ @ instruction: 0xf8dfd03e │ │ │ │ @ instruction: 0xf8dd4918 │ │ │ │ ldrbtmi r9, [ip], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xf5b3e01b │ │ │ │ rsbsle r7, r7, r0, lsl #31 │ │ │ │ svcmi 0x0080f1b3 │ │ │ │ - blcs 1298a8 <__read_chk@plt+0xc44d4> │ │ │ │ - blcs 1e9a60 <__read_chk@plt+0x18468c> │ │ │ │ + blcs 129838 <__read_chk@plt+0xc4464> │ │ │ │ + blcs 1e99f0 <__read_chk@plt+0x18461c> │ │ │ │ addhi pc, r6, r0 │ │ │ │ @ instruction: 0xf0002b10 │ │ │ │ - blcs 10d5a90 <__read_chk@plt+0x10706bc> │ │ │ │ + blcs 10d5a20 <__read_chk@plt+0x107064c> │ │ │ │ movwcs fp, #3858 @ 0xf12 │ │ │ │ @ instruction: 0x305ef898 │ │ │ │ movwne pc, #963 @ 0x3c3 @ │ │ │ │ vqrdmulh.s32 d23, d3, d26 │ │ │ │ @ instruction: 0x732a0201 │ │ │ │ svccc 0x0018f855 │ │ │ │ - blvc ba2018 <__read_chk@plt+0xb3cc44> │ │ │ │ + blvc ba1fa8 <__read_chk@plt+0xb3cbd4> │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ stmiavs fp!, {r0, r1, r3, r5, r8, r9, ip, sp, lr} │ │ │ │ svcpl 0x0080f1b3 │ │ │ │ - blvc baa008 <__read_chk@plt+0xb44c34> │ │ │ │ + blvc ba9f98 <__read_chk@plt+0xb44bc4> │ │ │ │ stmdbvs sl!, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ ldrsbteq pc, [ip], r9 @ │ │ │ │ @ instruction: 0xf0c5732b │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ - blvc ba9c54 <__read_chk@plt+0xb44880> │ │ │ │ + blvc ba9be4 <__read_chk@plt+0xb44810> │ │ │ │ vhsub.u32 d18, d2, d1 │ │ │ │ @ instruction: 0x732b0301 │ │ │ │ svccc 0x0018f855 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ stmiblt r3!, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ - blcs dc50c <__read_chk@plt+0x77138> │ │ │ │ + blcs dc49c <__read_chk@plt+0x770c8> │ │ │ │ msrhi CPSR_fxc, r0, asr #32 │ │ │ │ ldmdavs fp, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_x, r3 @ │ │ │ │ @ instruction: 0xf100079a │ │ │ │ - bls 4d6c60 <__read_chk@plt+0x47188c> │ │ │ │ + bls 4d6bf0 <__read_chk@plt+0x47181c> │ │ │ │ stmdals ip, {r1, r5, r8, fp, sp, pc} │ │ │ │ stc2 7, cr15, [ip], {255} @ 0xff │ │ │ │ movweq pc, #4224 @ 0x1080 @ │ │ │ │ - blls 4da534 <__read_chk@plt+0x475160> │ │ │ │ + blls 4da4c4 <__read_chk@plt+0x4750f0> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcls 1, cr8, [ip, #-88] @ 0xffffffa8 │ │ │ │ @ instruction: 0xf8d59b13 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7} │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ teqle fp, r0, lsl #22 │ │ │ │ @ instruction: 0xf7ff9811 │ │ │ │ - blls 57510c <__read_chk@plt+0x50fd38> │ │ │ │ + blls 57509c <__read_chk@plt+0x50fcc8> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 6213c4 <__read_chk@plt+0x5bbff0> │ │ │ │ + blls 621354 <__read_chk@plt+0x5bbf80> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ cdpcs 5, 0, cr8, cr0, cr1, {2} │ │ │ │ mcrge 4, 2, pc, cr11, cr15, {3} @ │ │ │ │ ldmdane r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7af4479 │ │ │ │ - andcs lr, r2, #12189696 @ 0xba0000 │ │ │ │ + andcs lr, r2, #15859712 @ 0xf20000 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04d2004 │ │ │ │ shadd8 pc, ip, fp @ │ │ │ │ strtmi r7, [r2], -fp, lsr #22 │ │ │ │ ldrsbteq pc, [ip], r9 @ │ │ │ │ @ instruction: 0xf0234639 │ │ │ │ @ instruction: 0x732b0303 │ │ │ │ @@ -82279,77 +82251,77 @@ │ │ │ │ @ instruction: 0x305ef898 │ │ │ │ orreq pc, r0, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0xf898e77e │ │ │ │ vmov.i32 , #190 @ 0x000000be │ │ │ │ ldrb r0, [r9, -r0, asr #7]! │ │ │ │ stmdbvs r3!, {r1, r2, r3, sl, fp, ip, pc} │ │ │ │ adcsle r2, pc, r0, lsl #22 │ │ │ │ - bcs cfa1c <__read_chk@plt+0x6a648> │ │ │ │ + bcs cf9ac <__read_chk@plt+0x6a5d8> │ │ │ │ stmdavs r1!, {r2, r3, r4, r5, r7, ip, lr, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0xddb72a00 │ │ │ │ addmi r6, sl, #135168 @ 0x21000 │ │ │ │ @ instruction: 0xf853dcb4 │ │ │ │ stmdbcs r0, {r1, r5, ip} │ │ │ │ - bvs fe1ad070 <__read_chk@plt+0xfe147c9c> │ │ │ │ + bvs fe1ad000 <__read_chk@plt+0xfe147c2c> │ │ │ │ @ instruction: 0xd3ad428b │ │ │ │ - blx 671ebc <__read_chk@plt+0x60cae8> │ │ │ │ + @ instruction: 0xf9bef141 │ │ │ │ strmi r9, [r2], r1, lsr #24 │ │ │ │ adcle r2, r7, r0, lsl #16 │ │ │ │ - blcs cfa50 <__read_chk@plt+0x6a67c> │ │ │ │ + blcs cf9e0 <__read_chk@plt+0x6a60c> │ │ │ │ @ instruction: 0xf8dfd0a4 │ │ │ │ @ instruction: 0xf04f97a0 │ │ │ │ ldrbmi r0, [r8], r0, lsl #22 │ │ │ │ eorlt pc, ip, sp, asr #17 │ │ │ │ svcls 0x001544f9 │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ @ instruction: 0xf8cd462e │ │ │ │ sub r9, lr, r4, rrx │ │ │ │ @ instruction: 0xf0002b04 │ │ │ │ - blcs 4d628c <__read_chk@plt+0x470eb8> │ │ │ │ + blcs 4d621c <__read_chk@plt+0x470e48> │ │ │ │ andhi pc, lr, #0 │ │ │ │ @ instruction: 0xf0402b01 │ │ │ │ svccs 0x00008200 │ │ │ │ mvnhi pc, r0 │ │ │ │ @ instruction: 0xf0027b22 │ │ │ │ - bcs 136210 <__read_chk@plt+0xd0e3c> │ │ │ │ + bcs 1361a0 <__read_chk@plt+0xd0dcc> │ │ │ │ strthi pc, [r2], #-0 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8382 │ │ │ │ andcs r9, r0, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0x46154611 │ │ │ │ @ instruction: 0x469444f9 │ │ │ │ stmib sp, {r5, r9, ip, pc}^ │ │ │ │ ldrmi r2, [sl], -r1, lsl #2 │ │ │ │ - blge 8c7390 <__read_chk@plt+0x861fbc> │ │ │ │ + blge 8c7320 <__read_chk@plt+0x861f4c> │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ cdp2 1, 14, cr15, cr2, cr2, {0} │ │ │ │ andsls r4, pc, r1, lsl #12 │ │ │ │ stmiavs r3!, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ svcpl 0x0080f1b3 │ │ │ │ @ instruction: 0xf5b3bf18 │ │ │ │ smlabble r3, r0, pc, r7 @ │ │ │ │ ldreq r7, [sl, r3, lsr #22] │ │ │ │ adchi pc, ip, #64 @ 0x40 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ strbmi r4, [sl], -fp, lsr #12 │ │ │ │ - blx 11f1f6c <__read_chk@plt+0x118cb98> │ │ │ │ + @ instruction: 0xf9ecf144 │ │ │ │ @ instruction: 0xf134a81f │ │ │ │ - stmdals r0!, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r0!, {r0, r1, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ svclt 0x00181e03 │ │ │ │ @ instruction: 0xf1b82301 │ │ │ │ svclt 0x00180f00 │ │ │ │ - blcs be674 <__read_chk@plt+0x592a0> │ │ │ │ + blcs be604 <__read_chk@plt+0x59230> │ │ │ │ subshi pc, r0, #64 @ 0x40 │ │ │ │ svccc 0x0018f854 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmiavs r3!, {r0, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf0002b40 │ │ │ │ - blcs 10d6348 <__read_chk@plt+0x1070f74> │ │ │ │ + blcs 10d62d8 <__read_chk@plt+0x1070f04> │ │ │ │ @ instruction: 0xf5b3ddaa │ │ │ │ @ instruction: 0xf0007f80 │ │ │ │ @ instruction: 0xf1b381e9 │ │ │ │ @ instruction: 0xf0405f80 │ │ │ │ svccs 0x000081ac │ │ │ │ adchi pc, sp, #64 @ 0x40 │ │ │ │ @ instruction: 0x2010f8db │ │ │ │ @@ -82363,15 +82335,15 @@ │ │ │ │ vpadd.f32 d18, d0, d0 │ │ │ │ @ instruction: 0xf8db8184 │ │ │ │ addmi r1, sp, #32 │ │ │ │ @ instruction: 0xf852bfd8 │ │ │ │ vhadd.u8 d1, d0, d21 │ │ │ │ stmdbvs r2!, {r2, r3, r4, r5, r6, r8, pc} │ │ │ │ @ instruction: 0xf0c4931a │ │ │ │ - blvc a358f0 <__read_chk@plt+0x9d051c> │ │ │ │ + blvc a35880 <__read_chk@plt+0x9d04ac> │ │ │ │ svclt 0x00183800 │ │ │ │ @ instruction: 0xf0052001 │ │ │ │ addmi r0, r2, #805306368 @ 0x30000000 │ │ │ │ orrhi pc, r1, r0 │ │ │ │ @ instruction: 0x9010f8d4 │ │ │ │ stmiavs r1!, {r9, sp} │ │ │ │ streq pc, [r3, #-21] @ 0xffffffeb │ │ │ │ @@ -82380,161 +82352,161 @@ │ │ │ │ eorls r9, r6, #148 @ 0x94 │ │ │ │ ldrhi pc, [r5], #-0 │ │ │ │ ldrmi r2, [r4], r4, lsl #10 │ │ │ │ svcpl 0x0080f1b1 │ │ │ │ @ instruction: 0xf0009220 │ │ │ │ @ instruction: 0x4611845a │ │ │ │ movwpl pc, #79 @ 0x4f @ │ │ │ │ - blls 7af91c <__read_chk@plt+0x74a548> │ │ │ │ - bls 65bf98 <__read_chk@plt+0x5f6bc4> │ │ │ │ - blcs cfb9c <__read_chk@plt+0x6a7c8> │ │ │ │ + blls 7af8ac <__read_chk@plt+0x74a4d8> │ │ │ │ + bls 65bf28 <__read_chk@plt+0x5f6b54> │ │ │ │ + blcs cfb2c <__read_chk@plt+0x6a758> │ │ │ │ strhi pc, [ip], #-0 │ │ │ │ - blcc 1f3c40 <__read_chk@plt+0x18e86c> │ │ │ │ + blcc 1f3bd0 <__read_chk@plt+0x18e7fc> │ │ │ │ svccc 0x0004f851 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ stmdals ip, {r8, r9, sp} │ │ │ │ stmdbge r2!, {r0, r1, r4, sp, lr} │ │ │ │ @ instruction: 0xf860f7e1 │ │ │ │ andsls r2, r2, r1, lsl #6 │ │ │ │ @ instruction: 0xe6d29310 │ │ │ │ stmdbls lr, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf10300bc │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ orrhi pc, sl, #0 │ │ │ │ ldmdavs r3, {r0, r5, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvc 5a1618 <__read_chk@plt+0x53c244> │ │ │ │ + blvc 5a15a8 <__read_chk@plt+0x53c1d4> │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf8527313 │ │ │ │ - blcs c57e4 <__read_chk@plt+0x60410> │ │ │ │ + blcs c5774 <__read_chk@plt+0x603a0> │ │ │ │ @ instruction: 0xe69dd1f5 │ │ │ │ strbeq pc, [r4, #2271]! @ 0x8df @ │ │ │ │ strmi pc, [r0, pc, asr #32] │ │ │ │ ldrcc r6, [r0, #-175]! @ 0xffffff51 │ │ │ │ @ instruction: 0xf14d4478 │ │ │ │ - @ instruction: 0xf8dffb95 │ │ │ │ + @ instruction: 0xf8dffb3d │ │ │ │ andcs r3, r5, #216, 10 @ 0x36000000 │ │ │ │ ldcvc 8, cr15, [r0], {69} @ 0x45 │ │ │ │ @ instruction: 0xf845447b │ │ │ │ @ instruction: 0x46190c30 │ │ │ │ ldrmi r2, [r9], r0 │ │ │ │ - svc 0x007cf7ae │ │ │ │ - stmib r2, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + svc 0x00b4f7ae │ │ │ │ + ldmib sl!, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdaeq sp, {r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1344640 │ │ │ │ - @ instruction: 0x4649f9b3 │ │ │ │ + @ instruction: 0x4649f95b │ │ │ │ @ instruction: 0xf8454607 │ │ │ │ andcs r0, r5, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xf7ae2000 │ │ │ │ - @ instruction: 0xf8dfef6e │ │ │ │ + @ instruction: 0xf8dfefa6 │ │ │ │ strbmi r3, [r1], -r4, lsr #11 │ │ │ │ strhi pc, [r0, #2271]! @ 0x8df │ │ │ │ andls r4, r1, fp, ror r4 │ │ │ │ ldrtmi r9, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7af2201 │ │ │ │ - ldrbtmi lr, [r8], #2420 @ 0x974 │ │ │ │ + ldrbtmi lr, [r8], #2476 @ 0x9ac │ │ │ │ ldrsbtge pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf04f2700 │ │ │ │ and r5, r4, r0, lsl #19 │ │ │ │ - bllt 1753c08 <__read_chk@plt+0x16ee834> │ │ │ │ + bllt 1753b98 <__read_chk@plt+0x16ee7c4> │ │ │ │ suble r2, r1, r0, lsl #24 │ │ │ │ @ instruction: 0xf8da3701 │ │ │ │ @ instruction: 0x463900bc │ │ │ │ @ instruction: 0xff1ef0c4 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8daaddd │ │ │ │ @ instruction: 0x463900bc │ │ │ │ @ instruction: 0xff16f0c4 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ stccs 1, cr13, [r0], {234} @ 0xea │ │ │ │ ldrbmi sp, [r8], -ip, ror #3 │ │ │ │ - blx 1372166 <__read_chk@plt+0x130cd92> │ │ │ │ + blx ffd720f4 <__read_chk@plt+0xffd0cd20> │ │ │ │ ldrbmi r6, [r8], -r8, lsr #32 │ │ │ │ - blx 127216e <__read_chk@plt+0x120cd9a> │ │ │ │ + blx ffc720fc <__read_chk@plt+0xffc0cd28> │ │ │ │ strbcc pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0x61289a14 │ │ │ │ stmib r5, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ ldrcc r3, [r8, #-2305] @ 0xfffff6ff │ │ │ │ stccc 8, cr15, [ip], {21} │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ stccc 8, cr15, [ip], {5} │ │ │ │ ldrb r2, [r5, r0, lsl #8] │ │ │ │ ldmdavs fp, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x43acf8d3 │ │ │ │ stmdavs r0!, {r2, r7, r8, ip, sp, pc}^ │ │ │ │ ldrbmi fp, [r9], -r0, lsr #2 │ │ │ │ - blx ef2110 <__read_chk@plt+0xe8cd3c> │ │ │ │ + blx ef20a0 <__read_chk@plt+0xe8cccc> │ │ │ │ sbcle r2, r7, r0, lsl #16 │ │ │ │ @ instruction: 0xb1206820 │ │ │ │ @ instruction: 0xf1284659 │ │ │ │ stmdacs r0, {r0, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ stmiavs r4!, {r6, r7, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ @ instruction: 0x46404659 │ │ │ │ - blx af2130 <__read_chk@plt+0xa8cd5c> │ │ │ │ + blx af20c0 <__read_chk@plt+0xa8ccec> │ │ │ │ bicle r2, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xf8dfe7de │ │ │ │ @ instruction: 0xf04f04ec │ │ │ │ @ instruction: 0xf8df4480 │ │ │ │ adcvs r8, ip, r8, ror #9 │ │ │ │ ldrbtmi r4, [r8], #1144 @ 0x478 │ │ │ │ - blx 3f21e2 <__read_chk@plt+0x38ce0e> │ │ │ │ + blx fedf2170 <__read_chk@plt+0xfed8cd9c> │ │ │ │ strbmi r2, [r1], -r5, lsl #4 │ │ │ │ eorvs r6, r8, ip, lsr #4 │ │ │ │ @ instruction: 0xf7ae4630 │ │ │ │ - @ instruction: 0xf7afeefa │ │ │ │ - @ instruction: 0xf100e900 │ │ │ │ + @ instruction: 0xf7afef32 │ │ │ │ + @ instruction: 0xf100e938 │ │ │ │ ldrtmi r0, [r8], -sp, lsl #14 │ │ │ │ - @ instruction: 0xf930f134 │ │ │ │ + @ instruction: 0xf8d8f134 │ │ │ │ strmi r4, [r4], -r1, asr #12 │ │ │ │ andcs r6, r5, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xf7ae4630 │ │ │ │ - @ instruction: 0xf8dfeeec │ │ │ │ + @ instruction: 0xf8dfef24 │ │ │ │ @ instruction: 0x900134b4 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf10933ff │ │ │ │ @ instruction: 0xf7af0548 │ │ │ │ - blls 4300bc <__read_chk@plt+0x3cace8> │ │ │ │ + blls 43012c <__read_chk@plt+0x3cad58> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stccs 3, cr4, [r0], {172} @ 0xac │ │ │ │ stclge 4, cr15, [r2, #-252]! @ 0xffffff04 │ │ │ │ strhi pc, [r8], #2271 @ 0x8df │ │ │ │ strge pc, [r8], #2271 @ 0x8df │ │ │ │ strcc pc, [r8], #2271 @ 0x8df │ │ │ │ svcls 0x001444f8 │ │ │ │ ldrbtmi r4, [fp], #-1274 @ 0xfffffb06 │ │ │ │ tstls sl, #30408704 @ 0x1d00000 │ │ │ │ @ instruction: 0xf14de03d │ │ │ │ - ldrdvs pc, [r8], -r1 @ │ │ │ │ + eorvs pc, r8, r9, ror sl @ │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf14dd04e │ │ │ │ - stmdavs r3!, {r0, r1, r3, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ movwlt r6, #12584 @ 0x3128 │ │ │ │ mvnslt r6, r0, lsr #16 │ │ │ │ - stmia r0, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8!, {r0, r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbeq r3, {r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r8], -r3, lsl #13 │ │ │ │ - @ instruction: 0xf8f0f134 │ │ │ │ + @ instruction: 0xf898f134 │ │ │ │ strmi r6, [r6], -r2, lsr #16 │ │ │ │ ldrmi r6, [r0], -r8, ror #2 │ │ │ │ @ instruction: 0xf7af9219 │ │ │ │ - bls 730028 <__read_chk@plt+0x6cac54> │ │ │ │ + bls 730098 <__read_chk@plt+0x6cacc4> │ │ │ │ @ instruction: 0x46499b1a │ │ │ │ andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ @ instruction: 0xf04f4630 │ │ │ │ @ instruction: 0xf7af33ff │ │ │ │ - stmdbvs fp!, {r2, r4, r5, r7, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs fp!, {r2, r3, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ ldrbmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf8df709a │ │ │ │ ldrcc r3, [r8, #-1032] @ 0xfffffbf8 │ │ │ │ @ instruction: 0xf84558fb │ │ │ │ @ instruction: 0xf8153c14 │ │ │ │ @ instruction: 0xf0233c0c │ │ │ │ @ instruction: 0xf8050307 │ │ │ │ @@ -82553,44 +82525,44 @@ │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ ldmmi r6!, {r0, r2, r3, r5, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xe7aa4478 │ │ │ │ ldrbtmi r4, [r8], #-2293 @ 0xfffff70b │ │ │ │ cdpls 7, 1, cr14, cr13, cr13, {5} │ │ │ │ @ instruction: 0x4639e4fa │ │ │ │ @ instruction: 0xf89ae681 │ │ │ │ - blvc 939f54 <__read_chk@plt+0x8d4b80> │ │ │ │ + blvc 939ee4 <__read_chk@plt+0x8d4b10> │ │ │ │ smlalbteq pc, r0, r1, r3 @ │ │ │ │ andeq pc, r3, r2 │ │ │ │ smlabbeq r1, r1, r0, pc @ │ │ │ │ tstpeq r1, r1 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00184288 │ │ │ │ @ instruction: 0xf47f4602 │ │ │ │ movwcs sl, #3593 @ 0xe09 │ │ │ │ @ instruction: 0xf8549320 │ │ │ │ - blcs c5a60 <__read_chk@plt+0x6068c> │ │ │ │ + blcs c59f0 <__read_chk@plt+0x6061c> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr15, cr15, {3} │ │ │ │ ldrdlt pc, [ip], -sp @ │ │ │ │ str r4, [r1, #1630] @ 0x65e │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - blvc 956244 <__read_chk@plt+0x8f0e70> │ │ │ │ + blvc 9561d4 <__read_chk@plt+0x8f0e00> │ │ │ │ andeq pc, r3, #2 │ │ │ │ rscle r2, ip, r2, lsl #20 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df8113 │ │ │ │ andcs r9, r0, #124, 6 @ 0xf0000001 │ │ │ │ strcs r4, [r4, #-1553] @ 0xfffff9ef │ │ │ │ @ instruction: 0x232044f9 │ │ │ │ eorls r4, r0, #148, 12 @ 0x9400000 │ │ │ │ svccs 0x0000e5f3 │ │ │ │ mrshi pc, (UNDEF: 14) @ │ │ │ │ @ instruction: 0xf0027b22 │ │ │ │ - bcs 136654 <__read_chk@plt+0xd1280> │ │ │ │ + bcs 1365e4 <__read_chk@plt+0xd1210> │ │ │ │ @ instruction: 0xf8d6d0d5 │ │ │ │ - bcs b6140 <__read_chk@plt+0x50d6c> │ │ │ │ + bcs b60d0 <__read_chk@plt+0x50cfc> │ │ │ │ tstphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ cmppls r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ strcs r2, [r4, #-512] @ 0xfffffe00 │ │ │ │ ldrbtmi r4, [r9], #1553 @ 0x611 │ │ │ │ ldrmi r2, [r4], r8, lsl #6 │ │ │ │ ldrb r9, [ip, #544] @ 0x220 │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ @@ -82622,19 +82594,19 @@ │ │ │ │ @ instruction: 0xf0409220 │ │ │ │ @ instruction: 0xf8df826e │ │ │ │ andcs r9, r0, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0x46114694 │ │ │ │ ldr r4, [lr, #1273] @ 0x4f9 │ │ │ │ @ instruction: 0xe7d74639 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - blvc 956234 <__read_chk@plt+0x8f0e60> │ │ │ │ + blvc 9561c4 <__read_chk@plt+0x8f0df0> │ │ │ │ andeq pc, r3, #2 │ │ │ │ @ instruction: 0xf43f2a02 │ │ │ │ @ instruction: 0xf8d6af7e │ │ │ │ - bcs b61f0 <__read_chk@plt+0x50e1c> │ │ │ │ + bcs b6180 <__read_chk@plt+0x50dac> │ │ │ │ sbcshi pc, r7, r0 │ │ │ │ adcls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #1284 @ 0x504 │ │ │ │ ldrmi r2, [r4], r0, lsl #7 │ │ │ │ str r9, [r4, #544] @ 0x220 │ │ │ │ ldreq r7, [fp, r3, lsr #22] │ │ │ │ @@ -82644,15 +82616,15 @@ │ │ │ │ sbcshi pc, r2, r0, asr #32 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8dbb11b │ │ │ │ @ instruction: 0xf8532004 │ │ │ │ @ instruction: 0xf1160022 │ │ │ │ @ instruction: 0xf8ddfb9d │ │ │ │ - bmi fe7ee108 <__read_chk@plt+0xfe788d34> │ │ │ │ + bmi fe7ee098 <__read_chk@plt+0xfe788cc4> │ │ │ │ @ instruction: 0x467346f4 │ │ │ │ @ instruction: 0x4671447a │ │ │ │ strdls r4, [fp], -r1 │ │ │ │ ldmdals r4, {r0, r3, r4, r7, r8, sl, fp, lr} │ │ │ │ stmdavs r0!, {r0, r2, r6, r8, fp, ip, lr} │ │ │ │ @ instruction: 0x3c05e9cd │ │ │ │ mulls r9, r7, fp │ │ │ │ @@ -82660,63 +82632,63 @@ │ │ │ │ andcs lr, r7, sp, asr #19 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ strtmi r8, [r8], -r1, lsl #28 │ │ │ │ smlabtls r3, sp, r9, lr │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7ae33ff │ │ │ │ - @ instruction: 0xf505efa8 │ │ │ │ + @ instruction: 0xf505efe0 │ │ │ │ @ instruction: 0xf04f4380 │ │ │ │ andcs r0, r2, #0, 16 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ svchi 0x00fff883 │ │ │ │ @ instruction: 0xf04d462b │ │ │ │ - blls 4b515c <__read_chk@plt+0x44fd88> │ │ │ │ + blls 4b50ec <__read_chk@plt+0x44fd18> │ │ │ │ movwcc r9, #5387 @ 0x150b │ │ │ │ strb r9, [r7, #-783]! @ 0xfffffcf1 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf0c44649 │ │ │ │ ldmdacs sp, {r0, r1, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ cmpphi r8, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf0137f83 │ │ │ │ @ instruction: 0xf0000301 │ │ │ │ ldmdbls pc, {r0, r2, r4, r8, pc} @ │ │ │ │ strbmi r4, [sl], -fp, lsr #12 │ │ │ │ - @ instruction: 0xff8af143 │ │ │ │ - blvc 96f4e4 <__read_chk@plt+0x90a110> │ │ │ │ + @ instruction: 0xff32f143 │ │ │ │ + blvc 96f474 <__read_chk@plt+0x90a0a0> │ │ │ │ andeq pc, r3, #2 │ │ │ │ @ instruction: 0xf43f2a02 │ │ │ │ @ instruction: 0xf8d6af0c │ │ │ │ - bcs b62d4 <__read_chk@plt+0x50f00> │ │ │ │ + bcs b6264 <__read_chk@plt+0x50e90> │ │ │ │ tstphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ ldrsbls pc, [r8, #143] @ 0x8f @ │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #1284 @ 0x504 │ │ │ │ movwvc pc, #1103 @ 0x44f @ │ │ │ │ eorls r4, r0, #148, 12 @ 0x9400000 │ │ │ │ - blvc 92f444 <__read_chk@plt+0x8ca070> │ │ │ │ + blvc 92f3d4 <__read_chk@plt+0x8ca000> │ │ │ │ tstpeq r3, r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf43f2902 │ │ │ │ @ instruction: 0xf8d4aef6 │ │ │ │ andcs r9, r0, #16 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ addsls pc, r4, sp, asr #17 │ │ │ │ stmdbcs r0, {r1, r2, r5, r9, ip, pc} │ │ │ │ teqphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bge a07858 <__read_chk@plt+0x9a2484> │ │ │ │ + bge a077e8 <__read_chk@plt+0x9a2414> │ │ │ │ smlawbls r0, ip, r6, r4 │ │ │ │ @ instruction: 0xf89ae4fb │ │ │ │ - blvc 93a1a8 <__read_chk@plt+0x8d4dd4> │ │ │ │ + blvc 93a138 <__read_chk@plt+0x8d4d64> │ │ │ │ biceq pc, r0, r1, asr #7 │ │ │ │ andeq pc, r3, r2 │ │ │ │ svclt 0x00184288 │ │ │ │ @ instruction: 0xf43f4602 │ │ │ │ @ instruction: 0xf8d6aeda │ │ │ │ - bcs b6338 <__read_chk@plt+0x50f64> │ │ │ │ + bcs b62c8 <__read_chk@plt+0x50ef4> │ │ │ │ mcrge 4, 7, pc, cr13, cr15, {3} @ │ │ │ │ ldrsbls pc, [r8, #-143]! @ 0xffffff71 @ │ │ │ │ @ instruction: 0x46154611 │ │ │ │ ldrbtmi r4, [r9], #1684 @ 0x694 │ │ │ │ strbt r9, [r2], #544 @ 0x220 │ │ │ │ @ instruction: 0x105ef89a │ │ │ │ @ instruction: 0xf3c17b22 │ │ │ │ @@ -82743,226 +82715,226 @@ │ │ │ │ @ instruction: 0x4611911c │ │ │ │ movtcs r4, #1557 @ 0x615 │ │ │ │ @ instruction: 0x469444f9 │ │ │ │ strt r9, [lr], #544 @ 0x220 │ │ │ │ ldrdhi pc, [ip, -pc] │ │ │ │ svccs 0x000044f8 │ │ │ │ svcge 0x002ef43f │ │ │ │ - blx ff5f252c <__read_chk@plt+0xff58d158> │ │ │ │ + blx ff5f24bc <__read_chk@plt+0xff58d0e8> │ │ │ │ strmi r9, [r1], r0, lsr #20 │ │ │ │ ldrdeq pc, [r8], -fp │ │ │ │ @ instruction: 0xf0004290 │ │ │ │ @ instruction: 0xf12c811c │ │ │ │ - bls 8f4a24 <__read_chk@plt+0x88f650> │ │ │ │ + bls 8f49b4 <__read_chk@plt+0x88f5e0> │ │ │ │ ldrdne pc, [r8], -fp │ │ │ │ addsmi r4, r1, #3145728 @ 0x300000 │ │ │ │ cmnphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8df4938 │ │ │ │ ldrbtmi ip, [r9], #-228 @ 0xffffff1c │ │ │ │ - bcs 1074f0 <__read_chk@plt+0xa211c> │ │ │ │ + bcs 107480 <__read_chk@plt+0xa20ac> │ │ │ │ mrshi pc, (UNDEF: 4) @ │ │ │ │ @ instruction: 0xf8df4a36 │ │ │ │ ldmdami r7!, {r2, r3, r4, r6, r7, sp, lr, pc} │ │ │ │ ldrbtmi r4, [lr], #1146 @ 0x47a │ │ │ │ andls r4, fp, r8, ror r4 │ │ │ │ @ instruction: 0xf8dfe71e │ │ │ │ @ instruction: 0x461190d4 │ │ │ │ movwcs r2, #9476 @ 0x2504 │ │ │ │ @ instruction: 0x469444f9 │ │ │ │ ldrbt r9, [ip], #-544 @ 0xfffffde0 │ │ │ │ - eorseq r9, r6, r4, lsl #6 │ │ │ │ - eorseq r9, r6, r2, lsl #6 │ │ │ │ + eorseq r9, r6, r4, ror r3 │ │ │ │ + eorseq r9, r6, r2, ror r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, sl, r6, asr #4 │ │ │ │ - ldrhteq r9, [r6], -sl │ │ │ │ - andseq r5, sl, ip, lsl #6 │ │ │ │ - eorseq sp, r8, ip, asr r6 │ │ │ │ - andseq r5, sl, ip, asr r1 │ │ │ │ - andseq r5, sl, r2, asr r1 │ │ │ │ - ldrdeq r6, [pc], -sl @ │ │ │ │ - andseq r5, sl, r6, ror #1 │ │ │ │ - eorseq r8, r6, r2, ror r7 │ │ │ │ - andseq r5, sl, r4, asr #32 │ │ │ │ - andseq r4, sl, lr, asr pc │ │ │ │ - andseq r5, sl, r4, lsl r0 │ │ │ │ - @ instruction: 0x001a4dd8 │ │ │ │ - @ instruction: 0x001a4db4 │ │ │ │ - eoreq r5, pc, ip, lsr #27 │ │ │ │ - mulseq sl, r4, ip │ │ │ │ - andseq r4, sl, r4, asr #24 │ │ │ │ - @ instruction: 0x001a4bbe │ │ │ │ + andseq r5, sl, sl, asr r1 │ │ │ │ + eorseq r9, r6, sl, lsr #6 │ │ │ │ + andseq r5, sl, r0, lsr #4 │ │ │ │ + eorseq sp, r8, ip, asr #13 │ │ │ │ + andseq r5, sl, r0, ror r0 │ │ │ │ + andseq r5, sl, r6, rrx │ │ │ │ + ldrdeq r6, [pc], -lr @ │ │ │ │ + @ instruction: 0x001a4ffa │ │ │ │ + eorseq r8, r6, r2, ror #15 │ │ │ │ + andseq r4, sl, r8, asr pc │ │ │ │ + andseq r4, sl, r2, ror lr │ │ │ │ + andseq r4, sl, r8, lsr #30 │ │ │ │ + andseq r4, sl, ip, ror #25 │ │ │ │ + andseq r4, sl, r8, asr #25 │ │ │ │ + strhteq r5, [pc], -r0 │ │ │ │ + andseq r4, sl, r8, lsr #23 │ │ │ │ + andseq r4, sl, r8, asr fp │ │ │ │ + @ instruction: 0x001a4ad2 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - mlaeq pc, ip, ip, r5 @ │ │ │ │ - andseq r4, sl, r2, asr fp │ │ │ │ - andseq r4, sl, r0, asr #22 │ │ │ │ - mulseq sl, ip, sl │ │ │ │ - mulseq sl, r8, sl │ │ │ │ - andseq r4, sl, sl, lsl fp │ │ │ │ - eoreq r5, pc, ip, ror fp @ │ │ │ │ - eoreq r5, pc, r6, ror fp @ │ │ │ │ - andseq r4, sl, r8, lsl #19 │ │ │ │ - andseq r4, sl, r6, ror #18 │ │ │ │ - andseq r4, sl, ip, asr #17 │ │ │ │ - andseq r4, sl, sl, asr #17 │ │ │ │ - andseq r1, fp, r0, ror #10 │ │ │ │ - andseq r1, sl, r8, asr #32 │ │ │ │ + eoreq r5, pc, r0, lsr #23 │ │ │ │ + andseq r4, sl, r6, ror #20 │ │ │ │ + andseq r4, sl, r4, asr sl │ │ │ │ + @ instruction: 0x001a49b0 │ │ │ │ + andseq r4, sl, ip, lsr #19 │ │ │ │ + andseq r4, sl, lr, lsr #20 │ │ │ │ + eoreq r5, pc, r0, lsl #21 │ │ │ │ + eoreq r5, pc, sl, ror sl @ │ │ │ │ + mulseq sl, ip, r8 │ │ │ │ + andseq r4, sl, sl, ror r8 │ │ │ │ + andseq r4, sl, r0, ror #15 │ │ │ │ + @ instruction: 0x001a47de │ │ │ │ + andseq r1, fp, r4, ror r4 │ │ │ │ + andseq r0, sl, ip, asr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001a49be │ │ │ │ - @ instruction: 0x001a47ba │ │ │ │ - andseq r4, sl, r2, ror #14 │ │ │ │ - andseq r4, sl, sl, lsr r7 │ │ │ │ - andseq r4, sl, ip, lsl r7 │ │ │ │ - andseq r4, sl, ip, lsl r7 │ │ │ │ - andseq r4, sl, lr, ror #13 │ │ │ │ - andseq r3, ip, ip, lsl #7 │ │ │ │ - andseq r2, ip, r8, ror r2 │ │ │ │ - andseq r0, sl, r6, lsl #29 │ │ │ │ - eoreq r5, pc, r0, lsr r8 @ │ │ │ │ - @ instruction: 0x001a46b0 │ │ │ │ + @ instruction: 0x001a48d2 │ │ │ │ + andseq r4, sl, lr, asr #13 │ │ │ │ + andseq r4, sl, r6, ror r6 │ │ │ │ + andseq r4, sl, lr, asr #12 │ │ │ │ + andseq r4, sl, r0, lsr r6 │ │ │ │ + andseq r4, sl, r0, lsr r6 │ │ │ │ + andseq r4, sl, r2, lsl #12 │ │ │ │ + andseq r3, ip, r0, lsr #5 │ │ │ │ + andseq r2, ip, ip, lsl #3 │ │ │ │ + mulseq sl, sl, sp │ │ │ │ + eoreq r5, pc, r4, lsr r7 @ │ │ │ │ + andseq r4, sl, r4, asr #11 │ │ │ │ @ instruction: 0xf108931a │ │ │ │ @ instruction: 0xf0c40801 │ │ │ │ - blls 7752c8 <__read_chk@plt+0x70fef4> │ │ │ │ + blls 775258 <__read_chk@plt+0x70fe84> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmiavs r3!, {r0, r4, r7, pc} │ │ │ │ svcvc 0x0080f5b3 │ │ │ │ addshi pc, r4, r0 │ │ │ │ ldrbtmi r4, [r9], #-2422 @ 0xfffff68a │ │ │ │ @ instruction: 0xf7ae2205 │ │ │ │ - andcs lr, r4, #76, 24 @ 0x4c00 │ │ │ │ + andcs lr, r4, #132, 24 @ 0x8400 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf04d4610 │ │ │ │ ldr pc, [fp], #-2861 @ 0xfffff4d3 │ │ │ │ ldrdls pc, [r4, #143] @ 0x8f │ │ │ │ @ instruction: 0x46154611 │ │ │ │ ldrbtmi r4, [r9], #1684 @ 0x694 │ │ │ │ @ instruction: 0xf7ff9220 │ │ │ │ - blls 765210 <__read_chk@plt+0x6ffe3c> │ │ │ │ + blls 7651a0 <__read_chk@plt+0x6ffdcc> │ │ │ │ svcpl 0x0080f1b1 │ │ │ │ @ instruction: 0xf43f9520 │ │ │ │ @ instruction: 0xf8ddae4a │ │ │ │ rsbs r9, ip, r4, rrx │ │ │ │ str r9, [r1], #-2335 @ 0xfffff6e1 │ │ │ │ svccc 0x0018f854 │ │ │ │ eorls r2, r0, #0, 4 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmiavs r3!, {r0, r2, r4, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b40 │ │ │ │ @ instruction: 0xe644ac14 │ │ │ │ andcs r4, r5, #1605632 @ 0x188000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [lr], {174} @ 0xae │ │ │ │ + mrrc 7, 10, pc, r6, cr14 @ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx f23b2 <__read_chk@plt+0x8cfde> │ │ │ │ + blx f2342 <__read_chk@plt+0x8cf6e> │ │ │ │ @ instruction: 0xf7ff9811 │ │ │ │ @ instruction: 0xf7fff947 │ │ │ │ ssatmi fp, #2, lr, lsl #19 │ │ │ │ strtmi r2, [r7], -r5, lsl #10 │ │ │ │ - blt 5f428c <__read_chk@plt+0x58eeb8> │ │ │ │ + blt 5f421c <__read_chk@plt+0x58ee48> │ │ │ │ @ instruction: 0xf04f2504 │ │ │ │ ldrmi r5, [r4], r0, lsl #6 │ │ │ │ eorls sl, r0, #606208 @ 0x94000 │ │ │ │ - bllt ff13429c <__read_chk@plt+0xff0ceec8> │ │ │ │ + bllt ff13422c <__read_chk@plt+0xff0cee58> │ │ │ │ stmdavs r3!, {r0, r5, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bmi 1560f1c <__read_chk@plt+0x14fbb48> │ │ │ │ + bmi 1560eac <__read_chk@plt+0x14fbad8> │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ and r8, r4, r0 │ │ │ │ - blcs d0944 <__read_chk@plt+0x6b570> │ │ │ │ - blge 5b33b8 <__read_chk@plt+0x54dfe4> │ │ │ │ + blcs d08d4 <__read_chk@plt+0x6b500> │ │ │ │ + blge 5b3348 <__read_chk@plt+0x54df74> │ │ │ │ stmiavs r2!, {r3, r4, sl, ip, sp} │ │ │ │ svcpl 0x0080f1b2 │ │ │ │ ldmdavc pc, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} @ │ │ │ │ streq pc, [r1, #-111] @ 0xffffff91 │ │ │ │ @ instruction: 0x463db117 │ │ │ │ ldrle r0, [lr, #-1595]! @ 0xfffff9c5 │ │ │ │ svccc 0x00fff1b8 │ │ │ │ - bmi 12aa37c <__read_chk@plt+0x1244fa8> │ │ │ │ + bmi 12aa30c <__read_chk@plt+0x1244f38> │ │ │ │ ldrbtmi r4, [sl], #-1603 @ 0xfffff9bd │ │ │ │ @ instruction: 0xf852e003 │ │ │ │ mrrcne 15, 1, r3, r9, cr0 │ │ │ │ addsmi sp, sp, #32 │ │ │ │ stmibvs r3!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs 960ed0 <__read_chk@plt+0x8fbafc> │ │ │ │ + bvs 960e60 <__read_chk@plt+0x8fba8c> │ │ │ │ @ instruction: 0xf1b23418 │ │ │ │ bicsle r5, r9, r0, lsl #31 │ │ │ │ @ instruction: 0xf06f781f │ │ │ │ svccs 0x00000501 │ │ │ │ strb sp, [r6, r1, ror #3]! │ │ │ │ @ instruction: 0xf8df4a3b │ │ │ │ ldrbtmi lr, [sl], #-240 @ 0xffffff10 │ │ │ │ ldrbtmi r9, [lr], #523 @ 0x20b │ │ │ │ - blmi f6fb8c <__read_chk@plt+0xf0a7b8> │ │ │ │ + blmi f6fb1c <__read_chk@plt+0xf0a748> │ │ │ │ @ instruction: 0x4619447b │ │ │ │ usat r4, #12, ip, lsl #13 │ │ │ │ @ instruction: 0x46184938 │ │ │ │ @ instruction: 0xe7714479 │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ - blt ff6b4330 <__read_chk@plt+0xff64ef5c> │ │ │ │ + blt ff6b42c0 <__read_chk@plt+0xff64eeec> │ │ │ │ ldrbtmi r4, [r9], #-2357 @ 0xfffff6cb │ │ │ │ @ instruction: 0xf1b1e76a │ │ │ │ strls r5, [r0, #-3968]! @ 0xfffff080 │ │ │ │ @ instruction: 0x462ad03f │ │ │ │ strtmi r4, [r9], -ip, lsr #13 │ │ │ │ - bllt 1bb4348 <__read_chk@plt+0x1b4ef74> │ │ │ │ + bllt 1bb42d8 <__read_chk@plt+0x1b4ef04> │ │ │ │ @ instruction: 0xf7ff9a16 │ │ │ │ @ instruction: 0xf7aebbf7 │ │ │ │ - stmdavs r3, {r1, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ andscc pc, r7, r3, lsr r8 @ │ │ │ │ ldrle r0, [r9, #1496]! @ 0x5d8 │ │ │ │ - svc 0x004ef7ae │ │ │ │ + svc 0x0086f7ae │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ ldr r5, [r3, r7, lsr #32]! │ │ │ │ @ instruction: 0xf8d49c0c │ │ │ │ @ instruction: 0xf10f00bc │ │ │ │ orrlt pc, r0, r7, asr r9 @ │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf952f10f │ │ │ │ cmplt r3, r3, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf94cf10f │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ vhadd.u32 q9, , q14 │ │ │ │ @ instruction: 0xf8830282 │ │ │ │ - blls 3be54c <__read_chk@plt+0x359178> │ │ │ │ + blls 3be4dc <__read_chk@plt+0x359108> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf820f10e │ │ │ │ stmdblt fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf102980e │ │ │ │ @ instruction: 0xf7fffc67 │ │ │ │ @ instruction: 0xf8ddbaba │ │ │ │ ldrmi r9, [r4], r4, rrx │ │ │ │ vst1.8 {d20-d22}, [pc :64], r1 │ │ │ │ @ instruction: 0xf7ff7300 │ │ │ │ @ instruction: 0x460bbb30 │ │ │ │ strtmi r4, [r9], -ip, lsr #13 │ │ │ │ @ instruction: 0xf7ffaa25 │ │ │ │ @ instruction: 0xf7aebb2a │ │ │ │ - @ instruction: 0xf04feaf6 │ │ │ │ + @ instruction: 0xf04feb2e │ │ │ │ stmdbge r5!, {r8, r9, ip, lr} │ │ │ │ - bllt 9b43d8 <__read_chk@plt+0x94f004> │ │ │ │ + bllt 9b4368 <__read_chk@plt+0x94ef94> │ │ │ │ @ instruction: 0xf8df490c │ │ │ │ ldrbtmi ip, [r9], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xe68a44fc │ │ │ │ - @ instruction: 0x001a46f2 │ │ │ │ - andseq r4, sl, lr, ror r5 │ │ │ │ andseq r4, sl, r6, lsl #12 │ │ │ │ - eorseq ip, r8, r4, ror #19 │ │ │ │ - ldrhteq ip, [r8], -r2 │ │ │ │ - eoreq r5, pc, lr, lsr #12 │ │ │ │ - andseq r0, sl, lr, ror ip │ │ │ │ - eoreq r5, pc, r4, lsr #12 │ │ │ │ - andseq r4, sl, r8, ror #10 │ │ │ │ - andseq r4, sl, r6, lsl #11 │ │ │ │ - andseq r4, sl, r6, lsl #8 │ │ │ │ - eoreq r5, pc, ip, asr r5 @ │ │ │ │ + mulseq sl, r2, r4 │ │ │ │ + andseq r4, sl, sl, lsl r5 │ │ │ │ + eorseq ip, r8, r4, asr sl │ │ │ │ + eorseq ip, r8, r2, lsr #20 │ │ │ │ + eoreq r5, pc, r2, lsr r5 @ │ │ │ │ + mulseq sl, r2, fp │ │ │ │ + eoreq r5, pc, r8, lsr #10 │ │ │ │ + andseq r4, sl, ip, ror r4 │ │ │ │ + mulseq sl, sl, r4 │ │ │ │ + andseq r4, sl, sl, lsl r3 │ │ │ │ + eoreq r5, pc, r0, ror #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec0d620 <__read_chk@plt+0xfeba824c> │ │ │ │ + bl fec0d5b0 <__read_chk@plt+0xfeba81dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r6], -r8, ror #31 │ │ │ │ @ instruction: 0x460d4a16 │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf0c9461f │ │ │ │ lsrslt pc, pc, #21 @ │ │ │ │ @@ -82972,25 +82944,25 @@ │ │ │ │ @ instruction: 0xf5044605 │ │ │ │ strtmi r5, [r8], -r0, asr #8 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0xf8d4bdf8 │ │ │ │ @ instruction: 0x462900bc │ │ │ │ - blx feef2872 <__read_chk@plt+0xfee8d49e> │ │ │ │ + blx feef2802 <__read_chk@plt+0xfee8d42e> │ │ │ │ strcs fp, [r0, #-2320] @ 0xfffff6f0 │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ ldc2l 0, cr15, [r6, #172]! @ 0xac │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf102461d │ │ │ │ @ instruction: 0xe7e2fbfd │ │ │ │ - andseq r4, sl, lr, lsr #10 │ │ │ │ + andseq r4, sl, r2, asr #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec0d690 <__read_chk@plt+0xfeba82bc> │ │ │ │ + bl fec0d620 <__read_chk@plt+0xfeba824c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrmi r0, [r6], -r8, ror #31 │ │ │ │ @ instruction: 0x460d4a16 │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf0c9461f │ │ │ │ rorslt pc, r7, sl @ │ │ │ │ @@ -83000,32 +82972,32 @@ │ │ │ │ @ instruction: 0xf5044605 │ │ │ │ strtmi r5, [r8], -r0, asr #8 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0xf8d4bdf8 │ │ │ │ @ instruction: 0x462900bc │ │ │ │ - blx fe0f28e2 <__read_chk@plt+0xfe08d50e> │ │ │ │ + blx fe0f2872 <__read_chk@plt+0xfe08d49e> │ │ │ │ strcs fp, [r0, #-2320] @ 0xfffff6f0 │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xf862f02d │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf102461d │ │ │ │ strb pc, [r2, r5, asr #23]! @ │ │ │ │ - andseq r4, sl, sl, asr #9 │ │ │ │ + @ instruction: 0x001a43de │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ - bmi 10c7d64 <__read_chk@plt+0x1062990> │ │ │ │ + bmi 10c7cf4 <__read_chk@plt+0x1062920> │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ tstcs r0, sl, ror r4 │ │ │ │ ldrmi r4, [pc], -r8, lsr #12 │ │ │ │ - blx 1072840 <__read_chk@plt+0x100d46c> │ │ │ │ + blx 10727d0 <__read_chk@plt+0x100d3fc> │ │ │ │ @ instruction: 0xf016b1e0 │ │ │ │ andsle r0, sp, r3, lsl #12 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf1024629 │ │ │ │ orrslt pc, r8, r5, asr fp @ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xff72f02d │ │ │ │ @@ -83057,54 +83029,54 @@ │ │ │ │ orrlt pc, r8, #2032 @ 0x7f0 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf8d4d016 │ │ │ │ strhlt r0, [sp, #-12]! │ │ │ │ cmplt fp, fp, lsr #18 │ │ │ │ cmplt sl, sl, lsr #16 │ │ │ │ @ instruction: 0xf8526869 │ │ │ │ - bcs be640 <__read_chk@plt+0x5926c> │ │ │ │ - bvs b2d9d0 <__read_chk@plt+0xac85fc> │ │ │ │ + bcs be5d0 <__read_chk@plt+0x591fc> │ │ │ │ + bvs b2d960 <__read_chk@plt+0xac858c> │ │ │ │ svclt 0x00d8428a │ │ │ │ eorvs pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ @ instruction: 0xf0b52304 │ │ │ │ stmdblt r8!, {r0, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xff20f02d │ │ │ │ ldr r4, [r0, r5, lsl #12]! │ │ │ │ andcs r4, r5, #180224 @ 0x2c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 18f44a4 <__read_chk@plt+0x188f0d0> │ │ │ │ + b fe6f4434 <__read_chk@plt+0xfe68f060> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf942f04d │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xff0ef02d │ │ │ │ ldr r4, [lr, r5, lsl #12] │ │ │ │ andcs r4, r5, #49152 @ 0xc000 │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ - andseq r4, sl, r4, ror #8 │ │ │ │ - andseq r4, sl, sl, asr #7 │ │ │ │ andseq r4, sl, r8, ror r3 │ │ │ │ + @ instruction: 0x001a42de │ │ │ │ + andseq r4, sl, ip, lsl #5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ @ instruction: 0xf5004a8a │ │ │ │ - blmi fe34bf30 <__read_chk@plt+0xfe2e6b5c> │ │ │ │ + blmi fe34bec0 <__read_chk@plt+0xfe2e6aec> │ │ │ │ ldrbtmi fp, [sl], #-139 @ 0xffffff75 │ │ │ │ strmi r4, [r4], -r9, lsl #27 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrcc CPSR_fs, r6 @ │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0xf8d0b38b │ │ │ │ tstlt fp, r0, asr #1 │ │ │ │ - blcs d0ec4 <__read_chk@plt+0x6baf0> │ │ │ │ + blcs d0e54 <__read_chk@plt+0x6ba80> │ │ │ │ addhi pc, r8, r0, lsl #6 │ │ │ │ movwcs sl, #3845 @ 0xf05 │ │ │ │ ldrdhi pc, [r8], -r4 │ │ │ │ eorsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ adcvs r6, r3, r3, lsr #32 │ │ │ │ ldrdls pc, [r4], -r4 │ │ │ │ @@ -83126,79 +83098,79 @@ │ │ │ │ svcge 0x00050053 │ │ │ │ ldrdhi pc, [r8], -r0 │ │ │ │ eorsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andvs r4, r3, r9, lsr r6 │ │ │ │ @ instruction: 0xf8d06083 │ │ │ │ movwls r9, #20484 @ 0x5004 │ │ │ │ ldc2l 0, cr15, [lr], {47} @ 0x2f │ │ │ │ - ble ff6406d0 <__read_chk@plt+0xff5db2fc> │ │ │ │ + ble ff640660 <__read_chk@plt+0xff5db28c> │ │ │ │ andcs r4, r5, #1622016 @ 0x18c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r8!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 8f4524 <__read_chk@plt+0x88f150> │ │ │ │ @ instruction: 0xf9e6f0c9 │ │ │ │ strtmi lr, [r0], -r7 │ │ │ │ @ instruction: 0xff62f02c │ │ │ │ tstlt r1, r5, lsl #18 │ │ │ │ @ instruction: 0xf0f14638 │ │ │ │ @ instruction: 0xf8c4fa7d │ │ │ │ @ instruction: 0xf8c49000 │ │ │ │ @ instruction: 0xf8968008 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860320 │ │ │ │ - bmi 1682ad8 <__read_chk@plt+0x161d704> │ │ │ │ + bmi 1682a68 <__read_chk@plt+0x161d694> │ │ │ │ ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, sl, r0, asr #32 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ ldrshtcs r8, [r8], #-240 @ 0xffffff10 │ │ │ │ - stc2 1, cr15, [r0], {51} @ 0x33 │ │ │ │ + blx feaf2b86 <__read_chk@plt+0xfea8d7b2> │ │ │ │ rsbscs r4, r8, #84934656 @ 0x5100000 │ │ │ │ @ instruction: 0xf7ad9005 │ │ │ │ - @ instruction: 0xf8ddee84 │ │ │ │ + @ instruction: 0xf8ddeebc │ │ │ │ stmdami ip, {r2, r4, sp, pc}^ │ │ │ │ @ instruction: 0xf14c4478 │ │ │ │ - stmdbls r5, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r5, {r0, r1, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ eoreq pc, r8, sl, asr #17 │ │ │ │ strtmi lr, [r0], -r6, lsr #15 │ │ │ │ stc2 0, cr15, [ip], {43} @ 0x2b │ │ │ │ strb r9, [ip, r5, lsl #18] │ │ │ │ strmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0x46194618 │ │ │ │ @ instruction: 0xf0499300 │ │ │ │ stmdbls r5, {r0, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi lr, [r0], -r3, asr #15 │ │ │ │ cdp2 0, 5, cr15, cr10, cr13, {1} │ │ │ │ ldr r9, [lr, r5, lsl #18]! │ │ │ │ @ instruction: 0xf44faf05 │ │ │ │ ldrtmi r3, [r9], -r0, lsl #1 │ │ │ │ - blx feb72b38 <__read_chk@plt+0xfeb0d764> │ │ │ │ + blx feb72ac8 <__read_chk@plt+0xfeb0d6f4> │ │ │ │ suble r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf0e84638 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi r9!, {r0, r3, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - beq f28cc <__read_chk@plt+0x8d4f8> │ │ │ │ + beq f285c <__read_chk@plt+0x8d488> │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - @ instruction: 0xf8d6e98c │ │ │ │ - bmi e0319c <__read_chk@plt+0xd9ddc8> │ │ │ │ + @ instruction: 0xf8d6e9c4 │ │ │ │ + bmi e0312c <__read_chk@plt+0xd9dd58> │ │ │ │ ldrbtmi r6, [sl], #-2265 @ 0xfffff727 │ │ │ │ adccc r4, r0, #52, 22 @ 0xd000 │ │ │ │ andge pc, r8, sp, asr #17 │ │ │ │ stmiapl fp!, {r0, r3, r6, r9, lr}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r3, #0, 6 │ │ │ │ @ instruction: 0xff32f028 │ │ │ │ strbeq pc, [r2, #-416]! @ 0xfffffe60 @ │ │ │ │ ldccs 6, cr4, [r0, #-524] @ 0xfffffdf4 │ │ │ │ tstcs r3, #10551296 @ 0xa10000 │ │ │ │ movweq pc, #4800 @ 0x12c0 @ │ │ │ │ ldrbeq r4, [fp, fp, ror #1] │ │ │ │ - blmi b6be3c <__read_chk@plt+0xb06a68> │ │ │ │ + blmi b6bdcc <__read_chk@plt+0xb069f8> │ │ │ │ @ instruction: 0xf8d44639 │ │ │ │ strtmi r8, [r0], -r8 │ │ │ │ @ instruction: 0xf8c4447b │ │ │ │ @ instruction: 0xf8c4a000 │ │ │ │ @ instruction: 0xf8d4a008 │ │ │ │ @ instruction: 0xf8539004 │ │ │ │ @ instruction: 0xf8cd2025 │ │ │ │ @@ -83208,146 +83180,146 @@ │ │ │ │ svceq 0x0066f1bb │ │ │ │ @ instruction: 0xf1bbd01a │ │ │ │ andsle r0, lr, r2, ror pc │ │ │ │ svceq 0x0063f1bb │ │ │ │ svcge 0x0062f43f │ │ │ │ andcs r4, r5, #442368 @ 0x6c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb sl, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbmi r9, {r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - andcs lr, r3, #68, 18 @ 0x110000 │ │ │ │ + andcs lr, r3, #124, 18 @ 0x1f0000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf04d2004 │ │ │ │ strb pc, [r8, -r5, lsr #16]! @ │ │ │ │ @ instruction: 0x46504913 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmdb r6!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb lr!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi r1, {r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - smlaldx lr, r5, r0, r9 │ │ │ │ - ldm r4!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r8, r6, r2, asr r2 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r6, ip, asr #4 │ │ │ │ - andseq r6, r9, lr, ror #26 │ │ │ │ - eorseq r8, r6, sl, ror r1 │ │ │ │ - andseq r6, r9, r8, lsl sp │ │ │ │ - andseq r4, sl, r0, asr r2 │ │ │ │ - ldrshteq ip, [r8], -r2 │ │ │ │ + strb lr, [r5, -r8, ror #18] │ │ │ │ + stmia ip!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r8, r6, r2, asr #5 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + ldrhteq r8, [r6], -ip │ │ │ │ + @ instruction: 0x00196cb6 │ │ │ │ + eorseq r8, r6, sl, ror #3 │ │ │ │ + andseq r6, r9, r0, ror #24 │ │ │ │ + andseq r4, sl, r4, ror #2 │ │ │ │ + eorseq ip, r8, r2, ror #10 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ - eoreq r5, pc, r0, lsr #16 │ │ │ │ - andseq sl, sl, r2, lsl #26 │ │ │ │ - andseq r4, sl, r8, ror #3 │ │ │ │ - eoreq r1, r8, r6, lsr r6 │ │ │ │ - andseq sl, fp, r0, lsr r1 │ │ │ │ + eoreq r5, pc, r4, lsr #14 │ │ │ │ + andseq sl, sl, r6, lsl ip │ │ │ │ + ldrsheq r4, [sl], -ip │ │ │ │ + eoreq r1, r8, sl, asr #10 │ │ │ │ + andseq sl, fp, r4, asr #32 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, r2, asr lr │ │ │ │ ldrmi r4, [r4], -pc, lsl #12 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 14ea988 <__read_chk@plt+0x14855b4> │ │ │ │ + blmi 14ea918 <__read_chk@plt+0x1485544> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8d368db │ │ │ │ orrlt r3, r3, #196 @ 0xc4 │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ @ instruction: 0xf91ef09d │ │ │ │ @ instruction: 0xf8b5b358 │ │ │ │ @ instruction: 0xf01000b0 │ │ │ │ cmnle r0, r2 │ │ │ │ andcs r4, r5, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - strmi lr, [r0], ip, ror #17 │ │ │ │ + strmi lr, [r0], r4, lsr #18 │ │ │ │ @ instruction: 0xf7ae4638 │ │ │ │ - stmdacs pc, {r4, r5, r6, r7, r9, fp, sp, lr, pc} @ │ │ │ │ + stmdacs pc, {r3, r5, r8, r9, fp, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf8dfd97b │ │ │ │ ldrbtmi r9, [r9], #272 @ 0x110 │ │ │ │ strtmi r6, [r8], -sp, ror #17 │ │ │ │ - b ffa747a8 <__read_chk@plt+0xffa0f3d4> │ │ │ │ + bl 874738 <__read_chk@plt+0x80f364> │ │ │ │ stmdble pc!, {r0, r1, r2, r3, fp, sp}^ @ │ │ │ │ ldrbtmi r4, [sl], #-2624 @ 0xfffff5c0 │ │ │ │ @ instruction: 0xf44f4b40 │ │ │ │ ldmpl r6!, {r5, r7, r8, lr}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andpl lr, r3, #3358720 @ 0x334000 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strhi lr, [r0, -sp, asr #19] │ │ │ │ - b ff8747d0 <__read_chk@plt+0xff80f3fc> │ │ │ │ + bl 674760 <__read_chk@plt+0x60f38c> │ │ │ │ ldmdbmi r9!, {r1, r3, r4, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - strmi lr, [r5], -r4, asr #17 │ │ │ │ + @ instruction: 0x4605e8fc │ │ │ │ @ instruction: 0xf7ae4638 │ │ │ │ - stmdacs r8!, {r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - bmi dec9b8 <__read_chk@plt+0xd875e4> │ │ │ │ - blmi d07b20 <__read_chk@plt+0xca274c> │ │ │ │ + stmdacs r8!, {r8, r9, fp, sp, lr, pc} │ │ │ │ + bmi dec948 <__read_chk@plt+0xd87574> │ │ │ │ + blmi d07ab0 <__read_chk@plt+0xca26dc> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf04f58f6 │ │ │ │ andls r3, r2, #-67108861 @ 0xfc000003 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ strpl lr, [r0, -sp, asr #19] │ │ │ │ - b ff174808 <__read_chk@plt+0xff10f434> │ │ │ │ + b fff74798 <__read_chk@plt+0xfff0f3c4> │ │ │ │ @ instruction: 0xf04f3c00 │ │ │ │ svclt 0x00180300 │ │ │ │ rsbcs r2, lr, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0x46302179 │ │ │ │ strls r0, [r0], #-100 @ 0xffffff9c │ │ │ │ - blx 1072a0e <__read_chk@plt+0x100d63a> │ │ │ │ + blx 107299e <__read_chk@plt+0x100d5ca> │ │ │ │ svclt 0x00082879 │ │ │ │ tstle r5, r1 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - bmi 9d7938 <__read_chk@plt+0x972564> │ │ │ │ + bmi 9d78c8 <__read_chk@plt+0x9724f4> │ │ │ │ @ instruction: 0xe7dc447a │ │ │ │ ldrbtmi r4, [r8], #-2083 @ 0xfffff7dd │ │ │ │ @ instruction: 0xf894f0c9 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ stmdbmi r0!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ae4479 │ │ │ │ - strmi lr, [r4], -sl, lsl #17 │ │ │ │ + strmi lr, [r4], -r2, asr #17 │ │ │ │ @ instruction: 0xf7ae4638 │ │ │ │ - stmdacs pc, {r1, r2, r3, r7, r9, fp, sp, lr, pc} @ │ │ │ │ - bmi 7aca1c <__read_chk@plt+0x747648> │ │ │ │ - blmi 5c7b94 <__read_chk@plt+0x5627c0> │ │ │ │ + stmdacs pc, {r1, r2, r6, r7, r9, fp, sp, lr, pc} @ │ │ │ │ + bmi 7ac9ac <__read_chk@plt+0x7475d8> │ │ │ │ + blmi 5c7b24 <__read_chk@plt+0x562750> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf04f58f5 │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ andcs r7, r1, #268435456 @ 0x10000000 │ │ │ │ strls r4, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ - b fe2f487c <__read_chk@plt+0xfe28f4a8> │ │ │ │ + b ff0f480c <__read_chk@plt+0xff08f438> │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ ldrmi r4, [r1], -fp, lsr #12 │ │ │ │ @ instruction: 0xff56f04c │ │ │ │ strb r2, [sp, r0] │ │ │ │ ldrbtmi r4, [sl], #-2576 @ 0xfffff5f0 │ │ │ │ @ instruction: 0xf8dfe78e │ │ │ │ ldrbtmi r9, [r9], #64 @ 0x40 │ │ │ │ - bmi 4b07ec <__read_chk@plt+0x44b418> │ │ │ │ + bmi 4b077c <__read_chk@plt+0x44b3a8> │ │ │ │ @ instruction: 0xe7e0447a │ │ │ │ - eorseq r7, r6, r0, ror #31 │ │ │ │ + eorseq r8, r6, r0, asr r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r4, sl, r4, lsr #3 │ │ │ │ - andseq r0, pc, sl, ror #7 │ │ │ │ - @ instruction: 0x001f03da │ │ │ │ + ldrheq r4, [sl], -r8 │ │ │ │ + @ instruction: 0x001f02fe │ │ │ │ + andseq r0, pc, lr, ror #5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r4, sl, r8, lsl #3 │ │ │ │ - eoreq r5, pc, ip │ │ │ │ - andseq r0, pc, r8, asr r3 @ │ │ │ │ - andseq r4, sl, r2, asr r1 │ │ │ │ - andseq r4, sl, r8, lsr #1 │ │ │ │ - mlaeq pc, r8, pc, r4 @ │ │ │ │ - eoreq r4, pc, sl, ror #30 │ │ │ │ - eoreq r4, pc, r2, ror #30 │ │ │ │ - andseq r0, pc, ip, ror #5 │ │ │ │ + mulseq sl, ip, r0 │ │ │ │ + eoreq r4, pc, r0, lsl pc @ │ │ │ │ + andseq r0, pc, ip, ror #4 │ │ │ │ + andseq r4, sl, r6, rrx │ │ │ │ + @ instruction: 0x001a3fbc │ │ │ │ + mlaeq pc, ip, lr, r4 @ │ │ │ │ + eoreq r4, pc, lr, ror #28 │ │ │ │ + eoreq r4, pc, r6, ror #28 │ │ │ │ + andseq r0, pc, r0, lsl #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ stcvc 5, cr15, [sp, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4617 │ │ │ │ ldrmi r2, [lr], -r8, ror #10 │ │ │ │ @@ -83358,15 +83330,15 @@ │ │ │ │ @ instruction: 0xf8df082c │ │ │ │ andcs sl, r2, ip, asr r5 │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ strcs r4, [r0, #-1274] @ 0xfffffb06 │ │ │ │ orrls r6, fp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andpl pc, r0, r8, asr #17 │ │ │ │ - blx fe4f2f20 <__read_chk@plt+0xfe48db4c> │ │ │ │ + blx ef2eb0 <__read_chk@plt+0xe8dadc> │ │ │ │ @ instruction: 0x0603f016 │ │ │ │ rscshi pc, r9, r0, asr #32 │ │ │ │ ldrcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ stmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c9447a │ │ │ │ @ instruction: 0xf0c86000 │ │ │ │ @@ -83376,110 +83348,110 @@ │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ ldrlt pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r6, [fp], #2208 @ 0x8a0 │ │ │ │ @ instruction: 0xf0e54659 │ │ │ │ svcvc 0x0023fe0d │ │ │ │ tstpeq r0, #3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blcs d7060 <__read_chk@plt+0x71c8c> │ │ │ │ + blcs d6ff0 <__read_chk@plt+0x71c1c> │ │ │ │ orrshi pc, r0, r0, asr #32 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ movwcs r8, #195 @ 0xc3 │ │ │ │ - blls 29b6e8 <__read_chk@plt+0x236314> │ │ │ │ + blls 29b678 <__read_chk@plt+0x2362a4> │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ @ instruction: 0xf50380fe │ │ │ │ svccs 0x00005640 │ │ │ │ mvnhi pc, r0 │ │ │ │ - bvs f50bc8 <__read_chk@plt+0xeeb7f4> │ │ │ │ + bvs f50b58 <__read_chk@plt+0xeeb784> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r9!, {r2, r3, r9, pc}^ │ │ │ │ eorcc pc, r1, r3, asr r8 @ │ │ │ │ ldrbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ strls r2, [r0, #-8] │ │ │ │ @ instruction: 0xf12c4479 │ │ │ │ - @ instruction: 0xf8d6fa4d │ │ │ │ + @ instruction: 0xf8d6f9f5 │ │ │ │ andcs r3, r6, #212, 10 @ 0x35000000 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ffaf4e50 <__read_chk@plt+0xffa8fa7c> │ │ │ │ - bleq feff4e54 <__read_chk@plt+0xfef8fa80> │ │ │ │ + blne ffaf4de0 <__read_chk@plt+0xffa8fa0c> │ │ │ │ + bleq feff4de4 <__read_chk@plt+0xfef8fa10> │ │ │ │ @ instruction: 0xff5cf07d │ │ │ │ ldrtcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ @ instruction: 0xf1304608 │ │ │ │ - @ instruction: 0xf8d8fe93 │ │ │ │ + @ instruction: 0xf8d8fe3b │ │ │ │ @ instruction: 0xb1280000 │ │ │ │ @ instruction: 0xf1272100 │ │ │ │ strbmi pc, [r0], -r9, ror #24 @ │ │ │ │ ldc2 1, cr15, [ip], #-156 @ 0xffffff64 │ │ │ │ addcc pc, r0, #14024704 @ 0xd60000 │ │ │ │ ldmdavs r8, {r8, sp} │ │ │ │ - bne ff0d0ea8 <__read_chk@plt+0xff06bad4> │ │ │ │ - blx ffbf3006 <__read_chk@plt+0xffb8dc32> │ │ │ │ + bne ff0d0e38 <__read_chk@plt+0xff06ba64> │ │ │ │ + blx fe5f2f96 <__read_chk@plt+0xfe58dbc2> │ │ │ │ strcc pc, [r0], #2271 @ 0x8df │ │ │ │ andlt pc, r3, sl, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - b ff474a08 <__read_chk@plt+0xff40f634> │ │ │ │ + bl 274998 <__read_chk@plt+0x20f5c4> │ │ │ │ ldrbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ad4479 │ │ │ │ - andcs lr, r1, #168, 30 @ 0x2a0 │ │ │ │ + andcs lr, r1, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xf7cd2100 │ │ │ │ - @ instruction: 0xf8d9fe77 │ │ │ │ + @ instruction: 0xf8d9fe75 │ │ │ │ strmi r2, [r2], r0 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ - blx fe9f2e98 <__read_chk@plt+0xfe98dac4> │ │ │ │ + blx fe9f2e28 <__read_chk@plt+0xfe98da54> │ │ │ │ @ instruction: 0xf896b128 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860310 │ │ │ │ @ instruction: 0xf8d930f4 │ │ │ │ tstlt r3, r0 │ │ │ │ - @ instruction: 0xf1334648 │ │ │ │ - @ instruction: 0xf1baf855 │ │ │ │ + @ instruction: 0xf1324648 │ │ │ │ + @ instruction: 0xf1bafffd │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8d68175 │ │ │ │ andcs r3, r6, #212, 10 @ 0x35000000 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne ffaf4ef0 <__read_chk@plt+0xffa8fb1c> │ │ │ │ - bleq feff4ef4 <__read_chk@plt+0xfef8fb20> │ │ │ │ + blne ffaf4e80 <__read_chk@plt+0xffa8faac> │ │ │ │ + bleq feff4e84 <__read_chk@plt+0xfef8fab0> │ │ │ │ @ instruction: 0xff0cf07d │ │ │ │ ldrcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ @ instruction: 0xf1304608 │ │ │ │ - @ instruction: 0xf8d8fe43 │ │ │ │ + @ instruction: 0xf8d8fdeb │ │ │ │ @ instruction: 0xb1280000 │ │ │ │ @ instruction: 0xf1272100 │ │ │ │ @ instruction: 0x4640fc19 │ │ │ │ - blx ffbf306e <__read_chk@plt+0xffb8dc9a> │ │ │ │ + blx ffbf2ffe <__read_chk@plt+0xffb8dc2a> │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - b fe374a90 <__read_chk@plt+0xfe30f6bc> │ │ │ │ + b ff174a20 <__read_chk@plt+0xff10f64c> │ │ │ │ @ instruction: 0xf10e4620 │ │ │ │ bicslt pc, r8, r3, lsr #26 │ │ │ │ @ instruction: 0xf10e4620 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620b1b3 │ │ │ │ ldc2 1, cr15, [sl, #-56] @ 0xffffffc8 │ │ │ │ - bvs 790c00 <__read_chk@plt+0x72b82c> │ │ │ │ - vstrle d2, [pc, #-0] @ b6bf8 <__read_chk@plt+0x51824> │ │ │ │ - blvs fef632d8 <__read_chk@plt+0xfeefdf04> │ │ │ │ + bvs 790b90 <__read_chk@plt+0x72b7bc> │ │ │ │ + vstrle d2, [pc, #-0] @ b6b88 <__read_chk@plt+0x517b4> │ │ │ │ + blvs fef63268 <__read_chk@plt+0xfeefde94> │ │ │ │ @ instruction: 0xf0331fd3 │ │ │ │ tstle r1, r2, lsl #6 │ │ │ │ strtmi r9, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8974639 │ │ │ │ @ instruction: 0xf003303c │ │ │ │ @ instruction: 0xf10a0301 │ │ │ │ and pc, r7, fp, lsr #23 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - blls 2d7150 <__read_chk@plt+0x271d7c> │ │ │ │ + blls 2d70e0 <__read_chk@plt+0x271d0c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strcs r8, [r0, #-201] @ 0xffffff37 │ │ │ │ - blmi ff8897d0 <__read_chk@plt+0xff8243fc> │ │ │ │ + blmi ff889760 <__read_chk@plt+0xff82438c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe390c9c <__read_chk@plt+0xfe32b8c8> │ │ │ │ + blls fe390c2c <__read_chk@plt+0xfe32b858> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462881b0 │ │ │ │ stcvc 5, cr15, [sp, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ tstpeq r4, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0b54620 │ │ │ │ @@ -83488,99 +83460,99 @@ │ │ │ │ @ instruction: 0xf838f0f4 │ │ │ │ vmax.s8 d20, d8, d16 │ │ │ │ @ instruction: 0xf0b50104 │ │ │ │ @ instruction: 0x4605ff57 │ │ │ │ strtmi lr, [fp], -sp, lsr #14 │ │ │ │ ldrtmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0xf1014620 │ │ │ │ - bvs fe9b5f3c <__read_chk@plt+0xfe950b68> │ │ │ │ + bvs fe9b5ecc <__read_chk@plt+0xfe950af8> │ │ │ │ stmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - bleq 132dbc <__read_chk@plt+0xcd9e8> │ │ │ │ + bleq 132d4c <__read_chk@plt+0xcd978> │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldrbmi fp, [r9], -r3, lsr #3 │ │ │ │ @ instruction: 0xf1404620 │ │ │ │ - teqplt r8, fp, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + teqplt r8, r3, asr r8 @ p-variant is OBSOLETE │ │ │ │ ldrhcc pc, [lr], #-128 @ 0xffffff80 @ │ │ │ │ movwvc pc, #5123 @ 0x1403 @ │ │ │ │ svcvc 0x0001f5b3 │ │ │ │ strcc fp, [r1, #-3848] @ 0xfffff0f8 │ │ │ │ @ instruction: 0xf10b6aa3 │ │ │ │ ldrbmi r0, [fp, #-2817] @ 0xfffff4ff │ │ │ │ stccs 2, cr13, [r0, #-948] @ 0xfffffc4c │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {3} │ │ │ │ andcs r4, r5, #200, 18 @ 0x320000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 15, cr15, cr8, cr13, {5} │ │ │ │ + svc 0x0030f7ad │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [sl, #304] @ 0x130 │ │ │ │ cdpge 7, 0, cr14, cr12, cr13, {5} │ │ │ │ ldrmi r3, [r8], -r5, asr #7 │ │ │ │ @ instruction: 0xf0b79309 │ │ │ │ vstrcs d15, [r1, #-764] @ 0xfffffd04 │ │ │ │ rsbsle r6, fp, r0, lsr r0 │ │ │ │ rscslt pc, r8, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf0b644fb │ │ │ │ - blmi ff036964 <__read_chk@plt+0xfefd1590> │ │ │ │ + blmi ff0368f4 <__read_chk@plt+0xfefd1520> │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ - bleq df3124 <__read_chk@plt+0xd8dd50> │ │ │ │ + bleq df30b4 <__read_chk@plt+0xd8dce0> │ │ │ │ andls r4, r4, fp, ror r4 │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ bicne pc, sp, #64, 4 │ │ │ │ movwls r4, #13912 @ 0x3658 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ ldrmi r9, [r9], -r1, lsl #10 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb ip, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf1324630 │ │ │ │ - blls 2b6b5c <__read_chk@plt+0x251788> │ │ │ │ + blls 2b698c <__read_chk@plt+0x2515b8> │ │ │ │ strbpl pc, [r0], -r3, lsl #10 @ │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ @ instruction: 0xf89631f4 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8860304 │ │ │ │ @ instruction: 0xf89630f4 │ │ │ │ bfieq r3, r6, #2, #25 │ │ │ │ mcrge 5, 6, pc, cr13, cr15, {1} @ │ │ │ │ @ instruction: 0x3115f996 │ │ │ │ - ble 541940 <__read_chk@plt+0x4dc56c> │ │ │ │ + ble 5418d0 <__read_chk@plt+0x4dc4fc> │ │ │ │ stmdals r9, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ msreq CPSR_s, r3, lsl #2 │ │ │ │ @ instruction: 0xf9caf127 │ │ │ │ - blls 2a31f0 <__read_chk@plt+0x23de1c> │ │ │ │ + blls 2a3180 <__read_chk@plt+0x23ddac> │ │ │ │ @ instruction: 0xf8b3691b │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ stmdals r9, {r0, r2, r8, sl, ip, lr, pc} │ │ │ │ mcr2 0, 6, pc, cr14, cr12, {4} @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ movwcs sl, #3766 @ 0xeb6 │ │ │ │ @ instruction: 0x461a4658 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ @ instruction: 0xf938f029 │ │ │ │ @ instruction: 0xf43f2879 │ │ │ │ ldmdacs r8!, {r2, r3, r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ svcge 0x0053f47f │ │ │ │ ldrbtmi r4, [r8], #-2199 @ 0xfffff769 │ │ │ │ cdp2 0, 9, cr15, cr2, cr8, {6} │ │ │ │ - blcs f0ac0 <__read_chk@plt+0x8b6ec> │ │ │ │ + blcs f0a50 <__read_chk@plt+0x8b67c> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr6, cr15, {1} │ │ │ │ stmiavs r0!, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [r6], {229} @ 0xe5 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ mcrge 4, 4, pc, cr14, cr15, {3} @ │ │ │ │ andcs r4, r5, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xf7ad4479 │ │ │ │ - andcs lr, r4, #2080 @ 0x820 │ │ │ │ + andcs lr, r4, #2976 @ 0xba0 │ │ │ │ ldrbmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04c4610 │ │ │ │ ldr pc, [r7, -r3, ror #26]! │ │ │ │ ldrmi r4, [ip], -fp, lsl #19 │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ad4479 │ │ │ │ - andcs lr, r3, #116, 28 @ 0x740 │ │ │ │ + andcs lr, r3, #172, 28 @ 0xac0 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04c2004 │ │ │ │ @ instruction: 0xe728fd55 │ │ │ │ andslt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xe78244fb │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stccs 0, cr8, [r0, #-572] @ 0xfffffdc4 │ │ │ │ @@ -83588,74 +83560,74 @@ │ │ │ │ vstrcs d9, [r1, #-28] @ 0xffffffe4 │ │ │ │ strbpl pc, [r0], -r3, lsl #10 @ │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ addhi pc, r6, r0 │ │ │ │ ldrdhi pc, [ip, #143]! @ 0x8f │ │ │ │ - blls 2881e8 <__read_chk@plt+0x222e14> │ │ │ │ - bleq df3240 <__read_chk@plt+0xd8de6c> │ │ │ │ - beq ff23321c <__read_chk@plt+0xff1cde48> │ │ │ │ + blls 288178 <__read_chk@plt+0x222da4> │ │ │ │ + bleq df31d0 <__read_chk@plt+0xd8ddfc> │ │ │ │ + beq ff2331ac <__read_chk@plt+0xff1cddd8> │ │ │ │ @ instruction: 0xf0b64650 │ │ │ │ - blmi 1eb6834 <__read_chk@plt+0x1e51460> │ │ │ │ + blmi 1eb67c4 <__read_chk@plt+0x1e513f0> │ │ │ │ andls r2, r4, r1, lsl #4 │ │ │ │ @ instruction: 0x4658447b │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ stmib sp, {r0, r2, r3, r6, r7, r8, r9, ip}^ │ │ │ │ movwls r5, #14337 @ 0x3801 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf7ae4619 │ │ │ │ - @ instruction: 0xf896e850 │ │ │ │ + @ instruction: 0xf896e888 │ │ │ │ andcs r3, r0, #-2147483643 @ 0x80000005 │ │ │ │ mvnscs pc, fp, lsl #17 │ │ │ │ strbtle r0, [ip], #-2011 @ 0xfffff825 │ │ │ │ @ instruction: 0x3115f996 │ │ │ │ - ble 241a4c <__read_chk@plt+0x1dc678> │ │ │ │ + ble 2419dc <__read_chk@plt+0x1dc608> │ │ │ │ ldmdbvs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8b3b11b │ │ │ │ @ instruction: 0x079930b0 │ │ │ │ @ instruction: 0xf04fd45c │ │ │ │ ldrbmi r0, [r8], -r0, lsl #20 │ │ │ │ @ instruction: 0x46524653 │ │ │ │ @ instruction: 0xf8cd2179 │ │ │ │ @ instruction: 0xf029a000 │ │ │ │ ldmdacs r9!, {r0, r1, r3, r4, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bmi 192afc8 <__read_chk@plt+0x18c5bf4> │ │ │ │ + bmi 192af58 <__read_chk@plt+0x18c5b84> │ │ │ │ @ instruction: 0x46504651 │ │ │ │ @ instruction: 0xf0c8447a │ │ │ │ ldrb pc, [r3], sp, lsl #27 @ │ │ │ │ @ instruction: 0xf10e4620 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620d034 │ │ │ │ - blx ff3732ca <__read_chk@plt+0xff30def6> │ │ │ │ + blx ff37325a <__read_chk@plt+0xff30de86> │ │ │ │ cmnlt fp, #196608 @ 0x30000 │ │ │ │ @ instruction: 0xf10e4620 │ │ │ │ stmdavs r3, {r0, r2, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r3, r4, r9, fp, sp, lr} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andcs fp, r0, r8, asr #31 │ │ │ │ - cdp2 7, 8, cr15, cr14, cr13, {6} │ │ │ │ + cdp2 7, 8, cr15, cr12, cr13, {6} │ │ │ │ @ instruction: 0x463ae673 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ stmdals r7, {r3, r4, r9, sl, sp, lr, pc} │ │ │ │ sbccc sl, r5, ip, lsl #24 │ │ │ │ - blx ff37319c <__read_chk@plt+0xff30ddc8> │ │ │ │ + blx ff37312c <__read_chk@plt+0xff30dd58> │ │ │ │ andcs r4, r5, #1277952 @ 0x138000 │ │ │ │ ldrbtmi r9, [r9], #-12 │ │ │ │ @ instruction: 0xf7ad2000 │ │ │ │ - @ instruction: 0x4606edf0 │ │ │ │ + strmi lr, [r6], -r8, lsr #28 │ │ │ │ @ instruction: 0xf0b6980c │ │ │ │ ldrtmi pc, [r3], -r7, lsr #28 @ │ │ │ │ andcs r9, r3, #0 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf9daf10b │ │ │ │ - blcs ddb18 <__read_chk@plt+0x78744> │ │ │ │ + blcs ddaa8 <__read_chk@plt+0x786d4> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr14, cr15, {1} │ │ │ │ @ instruction: 0xf1324620 │ │ │ │ - ldr pc, [r9], r3, lsr #29 │ │ │ │ + ldr pc, [r9], fp, asr #28 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf04fe7d6 │ │ │ │ ldrb r3, [r3, #1023]! @ 0x3ff │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ mcr2 0, 0, pc, cr6, cr5, {5} @ │ │ │ │ strb r4, [sl, -r5, lsl #12]! │ │ │ │ ldrsbthi pc, [r0], #143 @ 0x8f @ │ │ │ │ @@ -83673,65 +83645,65 @@ │ │ │ │ svcne 0x00d36bba │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf896d021 │ │ │ │ @ instruction: 0x462830f4 │ │ │ │ tstpeq r8, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq r8, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - blx fe4f33b2 <__read_chk@plt+0xfe48dfde> │ │ │ │ + blx fe4f3342 <__read_chk@plt+0xfe48df6e> │ │ │ │ andcs r4, r4, #41984 @ 0xa400 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf9bcf10b │ │ │ │ - bmi a308dc <__read_chk@plt+0x9cb508> │ │ │ │ + bmi a3086c <__read_chk@plt+0x9cb498> │ │ │ │ stmdbmi r5!, {sp} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ stc2 0, cr15, [ip, #-800] @ 0xfffffce0 │ │ │ │ @ instruction: 0x4620e652 │ │ │ │ - blx febf32b0 <__read_chk@plt+0xfeb8dedc> │ │ │ │ + blx febf3240 <__read_chk@plt+0xfeb8de6c> │ │ │ │ movwls lr, #1997 @ 0x7cd │ │ │ │ ldrtmi r4, [r9], -r0, lsr #12 │ │ │ │ mlascc ip, r7, r8, pc @ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf9e8f10a │ │ │ │ @ instruction: 0xf7ade7d3 │ │ │ │ - svclt 0x0000ed0e │ │ │ │ - eorseq r7, r6, lr, lsr lr │ │ │ │ + svclt 0x0000ed46 │ │ │ │ + eorseq r7, r6, lr, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r4, sl, r6, lsl #1 │ │ │ │ - eorseq r7, r6, r8, lsr #28 │ │ │ │ - mulseq sl, r0, r0 │ │ │ │ - andseq r8, ip, sl, asr #10 │ │ │ │ - andseq r4, sl, r4, asr #1 │ │ │ │ - andseq r7, fp, sl, ror #5 │ │ │ │ + mulseq sl, sl, pc @ │ │ │ │ + mlaseq r6, r8, lr, r7 │ │ │ │ + andseq r3, sl, r4, lsr #31 │ │ │ │ + andseq r8, ip, lr, asr r4 │ │ │ │ + @ instruction: 0x001a3fd8 │ │ │ │ + @ instruction: 0x001b71fe │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r4, sl, r0, lsl #1 │ │ │ │ - andseq r8, ip, lr │ │ │ │ - eorseq r7, r6, r8, asr ip │ │ │ │ - andseq r3, sl, sl, lsr lr │ │ │ │ - andseq r1, ip, r4, lsr #13 │ │ │ │ - andseq r3, sl, r4, lsr #29 │ │ │ │ - mulseq sl, r2, r7 │ │ │ │ - andseq r3, sl, ip, asr #27 │ │ │ │ - andseq r3, sl, ip, asr #28 │ │ │ │ - eoreq r4, pc, r8, ror #22 │ │ │ │ - andseq r1, ip, r0, lsl #11 │ │ │ │ - andseq r3, sl, r4, lsl #26 │ │ │ │ + mulseq sl, r4, pc @ │ │ │ │ + andseq r7, ip, r2, lsr #30 │ │ │ │ + eorseq r7, r6, r8, asr #25 │ │ │ │ + andseq r3, sl, lr, asr #26 │ │ │ │ + @ instruction: 0x001c15b8 │ │ │ │ + @ instruction: 0x001a3db8 │ │ │ │ + andseq r2, sl, r6, lsr #13 │ │ │ │ andseq r3, sl, r0, ror #25 │ │ │ │ - andseq r3, sl, lr, lsl sp │ │ │ │ - eoreq r4, pc, r0, lsr sl @ │ │ │ │ - @ instruction: 0x001a3bde │ │ │ │ - andseq r3, sl, ip, ror #23 │ │ │ │ - ldrdeq r0, [r9], -lr @ │ │ │ │ + andseq r3, sl, r0, ror #26 │ │ │ │ + eoreq r4, pc, ip, ror #20 │ │ │ │ + mulseq ip, r4, r4 │ │ │ │ + andseq r3, sl, r8, lsl ip │ │ │ │ + @ instruction: 0x001a3bf4 │ │ │ │ + andseq r3, sl, r2, lsr ip │ │ │ │ + eoreq r4, pc, r4, lsr r9 @ │ │ │ │ + @ instruction: 0x001a3af2 │ │ │ │ + andseq r3, sl, r0, lsl #22 │ │ │ │ + strdeq r0, [r9], -r2 @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldrbeq pc, [r8, ip, asr #17] @ │ │ │ │ - bmi 1808874 <__read_chk@plt+0x17a34a0> │ │ │ │ + bmi 1808804 <__read_chk@plt+0x17a3430> │ │ │ │ @ instruction: 0xf5ad4b5d │ │ │ │ ldrbtmi r6, [sl], #-3329 @ 0xfffff2ff │ │ │ │ ldrsbhi pc, [r0, #-143]! @ 0xffffff71 @ │ │ │ │ stccs 6, cr4, [r1], {5} │ │ │ │ ldmpl r3, {r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f380c │ │ │ │ @@ -83741,63 +83713,63 @@ │ │ │ │ andmi pc, r1, #64, 4 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs pc, {r7, r9, ip, sp}^ @ │ │ │ │ svccs 0x00013f2c │ │ │ │ @ instruction: 0x2701bfb8 │ │ │ │ - stmda r0!, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8, {r1, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ ldrtmi r9, [fp], -r0, lsl #4 │ │ │ │ stmdacs r8, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ vmla.i8 d26, d16, d4 │ │ │ │ @ instruction: 0xf11312f5 │ │ │ │ strmi pc, [r6], -r5, lsl #28 │ │ │ │ stmdbmi r8, {r0, r2, r4, r5, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-2216 @ 0xfffff758 │ │ │ │ - blx 773426 <__read_chk@plt+0x70e052> │ │ │ │ + blx 7733b6 <__read_chk@plt+0x70dfe2> │ │ │ │ cmnle fp, r0, lsl #16 │ │ │ │ ldrbtmi r4, [sl], #-2629 @ 0xfffff5bb │ │ │ │ stcge 8, cr4, [r6, #-276] @ 0xfffffeec │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ ldrmi r9, [r9], -r0 │ │ │ │ strls r4, [r3], -r8, lsr #12 │ │ │ │ - svc 0x0010f7ad │ │ │ │ + svc 0x0048f7ad │ │ │ │ cmncs r9, r0, lsl #6 │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0xf0284628 │ │ │ │ - bmi ff6f08 <__read_chk@plt+0xf91b34> │ │ │ │ + bmi ff6e98 <__read_chk@plt+0xf91ac4> │ │ │ │ ldrbtmi r4, [sl], #-2869 @ 0xfffff4cb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmdacc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple sp, r0, lsl #6 │ │ │ │ stcvs 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf50d4b35 │ │ │ │ strmi r6, [pc], -r1, lsl #13 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ movwmi pc, #4672 @ 0x1240 @ │ │ │ │ ldrmi r9, [r9], -r1, lsl #8 │ │ │ │ - cdp 7, 14, cr15, cr12, cr13, {5} │ │ │ │ + svc 0x0024f7ad │ │ │ │ @ instruction: 0xf7ad4630 │ │ │ │ - blmi af2c7c <__read_chk@plt+0xa8d8a8> │ │ │ │ + blmi af2cec <__read_chk@plt+0xa8d918> │ │ │ │ vmin.s8 d20, d0, d25 │ │ │ │ @ instruction: 0xf8584201 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bne 1091298 <__read_chk@plt+0x102bec4> │ │ │ │ + bne 1091228 <__read_chk@plt+0x102be54> │ │ │ │ svccc 0x002c4630 │ │ │ │ svclt 0x00b82f01 │ │ │ │ @ instruction: 0xf7ad2701 │ │ │ │ - andcs lr, r0, #776 @ 0x308 │ │ │ │ + andcs lr, r0, #1000 @ 0x3e8 │ │ │ │ andls r4, r0, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf88d463b │ │ │ │ stmibge r4, {r3, fp, sp} │ │ │ │ rscsne pc, r5, #64, 4 │ │ │ │ stc2 1, cr15, [r6, #76]! @ 0x4c │ │ │ │ @ instruction: 0xb12d4606 │ │ │ │ stmiavs r8!, {r0, r2, r3, r4, r8, fp, lr} │ │ │ │ @@ -83810,45 +83782,45 @@ │ │ │ │ ldmdbmi sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmib sp, {r1, r2, r8, sl, fp, sp, pc}^ │ │ │ │ andcs r4, r1, #134217728 @ 0x8000000 │ │ │ │ vqshl.s8 q10, , q0 │ │ │ │ stmib sp, {r0, r2, r4, r5, r6, r7, r8, r9, ip}^ │ │ │ │ ldrmi r1, [r9], -r0 │ │ │ │ strls r4, [r4], -r8, lsr #12 │ │ │ │ - cdp 7, 10, cr15, cr10, cr13, {5} │ │ │ │ + cdp 7, 14, cr15, cr2, cr13, {5} │ │ │ │ ldmdami r3, {r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-2835 @ 0xfffff4ed │ │ │ │ @ instruction: 0xe7ea447b │ │ │ │ ldrbtmi r4, [r8], #-2066 @ 0xfffff7ee │ │ │ │ strb r4, [r6, r3, lsl #12]! │ │ │ │ - ldc 7, cr15, [r2], {173} @ 0xad │ │ │ │ - eorseq r7, r6, sl, asr r8 │ │ │ │ + mcrr 7, 10, pc, sl, cr13 @ │ │ │ │ + eorseq r7, r6, sl, asr #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r6, r0, asr r8 │ │ │ │ + eorseq r7, r6, r0, asr #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r7, ip, r2, ror #30 │ │ │ │ - eoreq r4, pc, sl, lsr #17 │ │ │ │ - andseq r3, sl, r8, asr #23 │ │ │ │ - ldrhteq r7, [r6], -lr │ │ │ │ - eoreq r2, pc, r6, lsr #6 │ │ │ │ - andseq r7, ip, r4, lsr #29 │ │ │ │ - andseq r1, ip, r2, lsr r2 │ │ │ │ - andseq r3, sl, r2, ror #21 │ │ │ │ - andseq r1, ip, r4, lsr #4 │ │ │ │ + andseq r7, ip, r6, ror lr │ │ │ │ + eoreq r4, pc, lr, lsr #15 │ │ │ │ @ instruction: 0x001a3adc │ │ │ │ - strhteq r4, [pc], -sl │ │ │ │ - @ instruction: 0x001c11fc │ │ │ │ - strhteq r4, [pc], -r2 │ │ │ │ + eorseq r7, r6, lr, lsr #16 │ │ │ │ + eoreq r2, pc, sl, lsr #4 │ │ │ │ + @ instruction: 0x001c7db8 │ │ │ │ + andseq r1, ip, r6, asr #2 │ │ │ │ + @ instruction: 0x001a39f6 │ │ │ │ + andseq r1, ip, r8, lsr r1 │ │ │ │ + @ instruction: 0x001a39f0 │ │ │ │ + strhteq r4, [pc], -lr │ │ │ │ + andseq r1, ip, r0, lsl r1 │ │ │ │ + strhteq r4, [pc], -r6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ addslt r4, lr, lr, asr #26 │ │ │ │ ldrbtmi r4, [sp], #-2638 @ 0xfffff5b2 │ │ │ │ - blmi 148a330 <__read_chk@plt+0x1424f5c> │ │ │ │ + blmi 148a2c0 <__read_chk@plt+0x1424eec> │ │ │ │ stmiapl sl!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andsls r6, sp, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2118f893 │ │ │ │ strble r0, [r0], #-1878 @ 0xfffff8aa │ │ │ │ @@ -83858,19 +83830,19 @@ │ │ │ │ @ instruction: 0xf1b88010 │ │ │ │ cmple r7, r0, lsl #30 │ │ │ │ svcge 0x00044b44 │ │ │ │ andls r2, r1, r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrtmi r2, [r8], -r4, ror #6 │ │ │ │ @ instruction: 0xf7ad4619 │ │ │ │ - stmdavs fp!, {r2, r3, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r4, lsl #4 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blmi fd15b4 <__read_chk@plt+0xf6c1e0> │ │ │ │ + blmi fd1544 <__read_chk@plt+0xf6c170> │ │ │ │ submi r9, r9, #536870912 @ 0x20000000 │ │ │ │ stmiapl r3!, {r0, r1, r3, r4, r5, r9, fp, lr}^ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ rscscc r8, r0, #0, 6 │ │ │ │ @ instruction: 0xf028236e │ │ │ │ stmdacs r1!, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r4, ip, lr, pc}^ │ │ │ │ @@ -83881,208 +83853,208 @@ │ │ │ │ @ instruction: 0xf02330fe │ │ │ │ @ instruction: 0xf043030c │ │ │ │ @ instruction: 0xf882030c │ │ │ │ strd r3, [r5], -lr │ │ │ │ rsbscs r6, r9, #15925248 @ 0xf30000 │ │ │ │ movwcc r6, #4402 @ 0x1132 │ │ │ │ ldrshtcs r6, [r9], #-3 │ │ │ │ - blmi 9c9b48 <__read_chk@plt+0x964774> │ │ │ │ + blmi 9c9ad8 <__read_chk@plt+0x964704> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 81130c <__read_chk@plt+0x7abf38> │ │ │ │ + blls 81129c <__read_chk@plt+0x7abec8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle sl, r0, lsl #6 │ │ │ │ pop {r1, r2, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0x078a81f0 │ │ │ │ - bmi a2c6c4 <__read_chk@plt+0x9c72f0> │ │ │ │ + bmi a2c654 <__read_chk@plt+0x9c7280> │ │ │ │ ldmvs r2, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - bmi 9e5f88 <__read_chk@plt+0x980bb4> │ │ │ │ + bmi 9e5f18 <__read_chk@plt+0x980b44> │ │ │ │ @ instruction: 0xf8932100 │ │ │ │ @ instruction: 0x460840fe │ │ │ │ @ instruction: 0xf024447a │ │ │ │ @ instruction: 0xf883040c │ │ │ │ stmib r2, {r1, r2, r3, r4, r5, r6, r7, lr}^ │ │ │ │ ldrb r1, [pc, r3, lsl #2] │ │ │ │ cmncs r4, #122880 @ 0x1e000 │ │ │ │ ldrmi sl, [r9], -r4, lsl #24 │ │ │ │ andls r4, r1, sl, ror r4 │ │ │ │ strtmi r9, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7ad2201 │ │ │ │ - @ instruction: 0x4623edf4 │ │ │ │ + strtmi lr, [r3], -ip, lsr #28 │ │ │ │ ldrtmi r2, [r9], -r3, lsl #4 │ │ │ │ @ instruction: 0xf04c2004 │ │ │ │ rsbscs pc, r8, r1, asr #21 │ │ │ │ - blx fe673434 <__read_chk@plt+0xfe60e060> │ │ │ │ + blx fe6733c4 <__read_chk@plt+0xfe60dff0> │ │ │ │ @ instruction: 0xe7c96930 │ │ │ │ movwcc r6, #6387 @ 0x18f3 │ │ │ │ @ instruction: 0xe7c460f3 │ │ │ │ andcs r4, r3, #18432 @ 0x4800 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf04c447b │ │ │ │ stmdavs fp!, {r0, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf7ade7cd │ │ │ │ - svclt 0x0000eb4c │ │ │ │ - mlaseq r6, r2, r6, r7 │ │ │ │ + svclt 0x0000eb84 │ │ │ │ + eorseq r7, r6, r2, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r6, ip, lsl #13 │ │ │ │ + ldrshteq r7, [r6], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, ip, ip, lsl #6 │ │ │ │ - @ instruction: 0x001a3ad0 │ │ │ │ + eorseq r6, ip, ip, ror r3 │ │ │ │ + andseq r3, sl, r4, ror #19 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ - eorseq fp, r8, r8, lsr sl │ │ │ │ - eorseq r7, r6, r8, ror #11 │ │ │ │ - eorseq r6, ip, r0, ror r2 │ │ │ │ - eorseq r6, ip, r0, ror #4 │ │ │ │ - @ instruction: 0x001a39f0 │ │ │ │ - andseq r3, sl, r4, lsl #19 │ │ │ │ + eorseq fp, r8, r8, lsr #21 │ │ │ │ + eorseq r7, r6, r8, asr r6 │ │ │ │ + eorseq r6, ip, r0, ror #5 │ │ │ │ + ldrsbteq r6, [ip], -r0 │ │ │ │ + andseq r3, sl, r4, lsl #18 │ │ │ │ + mulseq sl, r8, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0e564 <__read_chk@plt+0xfeba9190> │ │ │ │ + bl fec0e4f4 <__read_chk@plt+0xfeba9120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 6bb2ec <__read_chk@plt+0x655f18> │ │ │ │ - blmi 6e3584 <__read_chk@plt+0x67e1b0> │ │ │ │ + bmi 6bb27c <__read_chk@plt+0x655ea8> │ │ │ │ + blmi 6e3514 <__read_chk@plt+0x67e140> │ │ │ │ streq pc, [r1], #-16 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - bmi 5eb3b0 <__read_chk@plt+0x585fdc> │ │ │ │ + bmi 5eb340 <__read_chk@plt+0x585f6c> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, r8, lsl r1 │ │ │ │ @ instruction: 0x4608bd30 │ │ │ │ @ instruction: 0xf85af0b7 │ │ │ │ strmi r4, [r5], -sp, lsl #22 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ andscs r4, r0, r1, lsr #12 │ │ │ │ strls r9, [r2, #-1280] @ 0xfffffb00 │ │ │ │ @ instruction: 0xff72f10a │ │ │ │ @ instruction: 0xf04d2001 │ │ │ │ - blls 176a38 <__read_chk@plt+0x111664> │ │ │ │ + blls 1769c8 <__read_chk@plt+0x1115f4> │ │ │ │ rscle r2, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf132a802 │ │ │ │ - @ instruction: 0xe7dcfc39 │ │ │ │ - b ffef5280 <__read_chk@plt+0xffe8feac> │ │ │ │ - eorseq r7, r6, r0, lsl r5 │ │ │ │ + ldrb pc, [ip, r1, ror #23] @ │ │ │ │ + bl cf5210 <__read_chk@plt+0xc8fe3c> │ │ │ │ + eorseq r7, r6, r0, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r7, [r6], -lr │ │ │ │ - mulseq sl, r2, r9 │ │ │ │ + eorseq r7, r6, lr, ror #10 │ │ │ │ + andseq r3, sl, r6, lsr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ @ instruction: 0xf8dfb083 │ │ │ │ @ instruction: 0x460ea0d0 │ │ │ │ ldrbtmi r4, [sl], #1541 @ 0x605 │ │ │ │ svcls 0x000c4698 │ │ │ │ ldmibcc pc!, {r0, r8, ip, sp, lr, pc}^ @ │ │ │ │ ldmdavc r3, {r1, r3, r8, ip, sp, pc} │ │ │ │ strbmi fp, [r1], -r3, ror #22 │ │ │ │ ldrsbthi pc, [r8], pc @ │ │ │ │ @ instruction: 0x46284632 │ │ │ │ - cdp 7, 4, cr15, cr12, cr13, {5} │ │ │ │ - beq f3554 <__read_chk@plt+0x8e180> │ │ │ │ + cdp 7, 8, cr15, cr4, cr13, {5} │ │ │ │ + beq f34e4 <__read_chk@plt+0x8e110> │ │ │ │ ldrbtmi r4, [r8], #1540 @ 0x604 │ │ │ │ andge pc, r9, r5, lsl #16 │ │ │ │ @ instruction: 0xf04fe005 │ │ │ │ - blne 18f9c2c <__read_chk@plt+0x1894858> │ │ │ │ + blne 18f9bbc <__read_chk@plt+0x18947e8> │ │ │ │ @ instruction: 0xf1131a71 │ │ │ │ strtmi pc, [r0], -r7, lsl #21 │ │ │ │ @ instruction: 0xf7ad4641 │ │ │ │ - ldrtmi lr, [fp], -sl, ror #22 │ │ │ │ + ldrtmi lr, [fp], -r2, lsr #23 │ │ │ │ andcs r4, r6, #4, 12 @ 0x400000 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ svceq 0x0000f1ba │ │ │ │ stmdbmi r0!, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ andcc pc, r9, r5, lsl #16 │ │ │ │ - ldc2 1, cr15, [ip, #172] @ 0xac │ │ │ │ + stc2l 1, cr15, [r4, #-172] @ 0xffffff54 │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrdlt pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ @ instruction: 0x46324611 │ │ │ │ - cdp 7, 2, cr15, cr0, cr13, {5} │ │ │ │ + cdp 7, 5, cr15, cr8, cr13, {5} │ │ │ │ movwcs r4, #1275 @ 0x4fb │ │ │ │ @ instruction: 0xf8054604 │ │ │ │ and r3, r3, r9 │ │ │ │ - bne 1cfe200 <__read_chk@plt+0x1c98e2c> │ │ │ │ - blx 18738cc <__read_chk@plt+0x180e4f8> │ │ │ │ + bne 1cfe190 <__read_chk@plt+0x1c98dbc> │ │ │ │ + blx 187385c <__read_chk@plt+0x180e488> │ │ │ │ ldrbmi r4, [r9], -r0, lsr #12 │ │ │ │ - bl 10f533c <__read_chk@plt+0x108ff68> │ │ │ │ + bl 1ef52cc <__read_chk@plt+0x1e8fef8> │ │ │ │ andcs r4, r6, #61865984 @ 0x3b00000 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - blmi 4abc5c <__read_chk@plt+0x446888> │ │ │ │ + blmi 4abbec <__read_chk@plt+0x446818> │ │ │ │ @ instruction: 0xf85a4628 │ │ │ │ ldmdavs r9, {r0, r1, ip, sp} │ │ │ │ - cdp 7, 14, cr15, cr6, cr13, {5} │ │ │ │ + svc 0x001ef7ad │ │ │ │ @ instruction: 0x4628e7b1 │ │ │ │ - stc 7, cr15, [sl, #-692] @ 0xfffffd4c │ │ │ │ - bne d0a0d4 <__read_chk@plt+0xca4d00> │ │ │ │ + stcl 7, cr15, [r2, #-692] @ 0xfffffd4c │ │ │ │ + bne d0a064 <__read_chk@plt+0xca4c90> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1064 @ 0x428 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7ad9701 │ │ │ │ - strb lr, [r2, ip, lsl #26] │ │ │ │ - eorseq r7, r6, lr, lsl #9 │ │ │ │ - andseq r3, sl, r2, lsr r9 │ │ │ │ - andseq r3, sl, r6, lsl #18 │ │ │ │ - andseq r3, sl, r0, ror #17 │ │ │ │ + strb lr, [r2, r4, asr #26] │ │ │ │ + ldrshteq r7, [r6], -lr │ │ │ │ + andseq r3, sl, r6, asr #16 │ │ │ │ + andseq r3, sl, sl, lsl r8 │ │ │ │ + @ instruction: 0x001a37f4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq lr, sl, r6, lsr r1 │ │ │ │ + andseq lr, sl, sl, asr #32 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0e6e0 <__read_chk@plt+0xfeba930c> │ │ │ │ + bl fec0e670 <__read_chk@plt+0xfeba929c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460e0f78 │ │ │ │ @ instruction: 0x46144953 │ │ │ │ ldrbtmi r4, [r9], #-2643 @ 0xfffff5ad │ │ │ │ @ instruction: 0x4605b09e │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f921d │ │ │ │ teqlt r3, r0, lsl #4 │ │ │ │ strtmi r4, [r1], -pc, asr #16 │ │ │ │ @ instruction: 0xf0a04478 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdami sp, {r1, r2, r6, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ - blx 14f3798 <__read_chk@plt+0x148e3c4> │ │ │ │ + blx 14f3728 <__read_chk@plt+0x148e354> │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ suble r2, sl, r0, lsl #26 │ │ │ │ - blcs d19d0 <__read_chk@plt+0x6c5fc> │ │ │ │ + blcs d1960 <__read_chk@plt+0x6c58c> │ │ │ │ ldmvs r8, {r0, r1, r2, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0a04621 │ │ │ │ stmdacs r0, {r0, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs fp!, {r2, r4, r5, ip, lr, pc} │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r6, r8, r9, ip, sp, pc}^ │ │ │ │ stmdami r3, {r0, r1, r3, r6, r8, r9, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ - blx f737c4 <__read_chk@plt+0xf0e3f0> │ │ │ │ + blx f73754 <__read_chk@plt+0xf0e380> │ │ │ │ stmdbvs fp!, {r4, r6, r8, r9, ip, sp, pc} │ │ │ │ suble r2, r2, r0, lsl #22 │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0x4621d03f │ │ │ │ - blx cf37d8 <__read_chk@plt+0xc8e404> │ │ │ │ + blx cf3768 <__read_chk@plt+0xc8e394> │ │ │ │ eorcs fp, r0, r0, lsl #6 │ │ │ │ mvnlt r4, r0, lsr #15 │ │ │ │ @ instruction: 0xf996b11e │ │ │ │ - blcs c36e0 <__read_chk@plt+0x5e30c> │ │ │ │ + blcs c3670 <__read_chk@plt+0x5e29c> │ │ │ │ vstrcs d13, [r0, #-372] @ 0xfffffe8c │ │ │ │ stmiavs r9!, {r2, r4, r5, ip, lr, pc}^ │ │ │ │ eorsle r2, r1, r0, lsl #18 │ │ │ │ cmnlt fp, #720896 @ 0xb0000 │ │ │ │ strtmi sl, [r8], -r2, lsl #26 │ │ │ │ - @ instruction: 0xf91cf140 │ │ │ │ + @ instruction: 0xf8c4f140 │ │ │ │ @ instruction: 0x4628b350 │ │ │ │ - @ instruction: 0xf860f142 │ │ │ │ + @ instruction: 0xf808f142 │ │ │ │ strmi r2, [r3], -r0, lsl #2 │ │ │ │ stmdami pc!, {r3, r5, sp, lr, pc} @ │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ - blx 4f3818 <__read_chk@plt+0x48e444> │ │ │ │ + blx 4f37a8 <__read_chk@plt+0x48e3d4> │ │ │ │ bicsle r2, r4, r0, lsl #16 │ │ │ │ - bmi bbf5a0 <__read_chk@plt+0xb5a1cc> │ │ │ │ + bmi bbf530 <__read_chk@plt+0xb5a15c> │ │ │ │ ldrbtmi r4, [sl], #-2854 @ 0xfffff4da │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, lr, pc, lsr r1 │ │ │ │ stmdami r7!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ @@ -84090,18 +84062,18 @@ │ │ │ │ rscle r2, fp, r0, lsl #16 │ │ │ │ strtmi r4, [r1], -r4, lsr #16 │ │ │ │ @ instruction: 0xf0a04478 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdami r2!, {r2, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xe7bc4478 │ │ │ │ @ instruction: 0xf7ad2000 │ │ │ │ - strmi lr, [r3], -sl, ror #16 │ │ │ │ + strmi lr, [r3], -r2, lsr #17 │ │ │ │ stmib sp, {r3, r5, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7ad3100 │ │ │ │ - vmlane.f32 s29, s10, s28 │ │ │ │ + vmlsne.f32 s29, s10, s12 │ │ │ │ strmi lr, [r0, r2]! │ │ │ │ sbcsle r2, r3, r0, lsl #16 │ │ │ │ andle r1, r5, fp, ror #24 │ │ │ │ svceq 0x0001f815 │ │ │ │ svclt 0x0018280a │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46214816 │ │ │ │ @@ -84109,70 +84081,70 @@ │ │ │ │ stmdacc r0, {r0, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ ldmdami r3, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ @ instruction: 0xf9ccf0a0 │ │ │ │ orrle r2, r6, r0, lsl #16 │ │ │ │ @ instruction: 0x4630e7ba │ │ │ │ - @ instruction: 0xf80ef142 │ │ │ │ + @ instruction: 0xffb6f141 │ │ │ │ strmi r2, [r3], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7ade7d6 │ │ │ │ - svclt 0x0000e9c4 │ │ │ │ - mlaseq r6, r6, r3, r7 │ │ │ │ + svclt 0x0000e9fc │ │ │ │ + eorseq r7, r6, r6, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq r2, pc, ip, asr #17 │ │ │ │ - andseq r3, sl, r2, ror #16 │ │ │ │ - andseq r4, ip, sl, asr #30 │ │ │ │ - eoreq r4, pc, lr, lsr #7 │ │ │ │ - eorseq r7, r6, r2, ror #5 │ │ │ │ - andseq r3, sl, r2, asr #15 │ │ │ │ - eoreq r4, pc, r8, ror r3 @ │ │ │ │ - eoreq r4, pc, ip, ror #6 │ │ │ │ - eoreq r2, pc, r8, asr #15 │ │ │ │ - andseq r3, sl, r2, ror #14 │ │ │ │ + ldrdeq r2, [pc], -r0 @ │ │ │ │ + andseq r3, sl, r6, ror r7 │ │ │ │ + andseq r4, ip, lr, asr lr │ │ │ │ + strhteq r4, [pc], -r2 │ │ │ │ + eorseq r7, r6, r2, asr r3 │ │ │ │ + @ instruction: 0x001a36d6 │ │ │ │ + eoreq r4, pc, ip, ror r2 @ │ │ │ │ + eoreq r4, pc, r0, ror r2 @ │ │ │ │ + eoreq r2, pc, ip, asr #13 │ │ │ │ + andseq r3, sl, r6, ror r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0038f8cc │ │ │ │ ldmibmi sp!, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ - blmi 8ef8 │ │ │ │ + blmi 8e88 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ strdlt r8, [r9], r4 @ │ │ │ │ ldrbtmi r4, [r8], #1667 @ 0x683 │ │ │ │ stmiapl fp, {r2, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0x9327681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdavs r3, {r1, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs r2, {r0, r1, r5, r8, ip, sp, pc}^ │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ and r9, r2, r3, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf50b9303 │ │ │ │ movwcs r5, #6720 @ 0x1a40 │ │ │ │ - blmi ffd1c2d0 <__read_chk@plt+0xffcb6efc> │ │ │ │ + blmi ffd1c260 <__read_chk@plt+0xffcb6e8c> │ │ │ │ @ instruction: 0x2115f89a │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ addne pc, r0, #134217731 @ 0x8000003 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8d980e8 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064f10fe │ │ │ │ rscshi pc, r5, r0, asr #2 │ │ │ │ - blge 25deec <__read_chk@plt+0x1f8b18> │ │ │ │ + blge 25de7c <__read_chk@plt+0x1f8aa8> │ │ │ │ andcs r4, r8, r9, lsr #12 │ │ │ │ - blx b739be <__read_chk@plt+0xb0e5ea> │ │ │ │ + blx b7394e <__read_chk@plt+0xb0e57a> │ │ │ │ @ instruction: 0xf8d94607 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064810fe │ │ │ │ adcshi pc, r9, r0, lsl #2 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blvs fe7979d8 <__read_chk@plt+0xfe732604> │ │ │ │ + blvs fe797968 <__read_chk@plt+0xfe732594> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ movwls r0, #17154 @ 0x4302 │ │ │ │ adchi pc, sp, r0, asr #32 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r3, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ @@ -84188,60 +84160,60 @@ │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r9], ip, rrx │ │ │ │ addhi pc, sp, r0, asr #2 │ │ │ │ @ instruction: 0xf0139b06 │ │ │ │ @ instruction: 0xf0400308 │ │ │ │ strtmi r8, [r1], -r8, lsl #1 │ │ │ │ stmdbvs r2!, {r2, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ - bcs dd774 <__read_chk@plt+0x783a0> │ │ │ │ + bcs dd704 <__read_chk@plt+0x78330> │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ smlabtcs r1, ip, pc, fp @ │ │ │ │ stcle 1, cr2, [r5, #-0] │ │ │ │ addmi r6, r8, #135168 @ 0x21000 │ │ │ │ ldrmi fp, [r9], -ip, asr #31 │ │ │ │ eorne pc, r0, r2, asr r8 @ │ │ │ │ @ instruction: 0xf11a4628 │ │ │ │ tstplt r8, r7, ror lr @ p-variant is OBSOLETE │ │ │ │ stmdbcs r0, {r0, r9, fp, sp, lr} │ │ │ │ tstphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bls 19c3ac <__read_chk@plt+0x136fd8> │ │ │ │ + bls 19c33c <__read_chk@plt+0x136f68> │ │ │ │ strtmi sl, [r9], -r6, lsl #22 │ │ │ │ strcs r2, [r1, -r8] │ │ │ │ @ instruction: 0xf0b59706 │ │ │ │ - blls 2762d4 <__read_chk@plt+0x210f00> │ │ │ │ + blls 276264 <__read_chk@plt+0x210e90> │ │ │ │ ldreq r4, [sl, -r7, lsl #12] │ │ │ │ cmplt r4, pc, asr r5 │ │ │ │ - blcs d1c40 <__read_chk@plt+0x6c86c> │ │ │ │ + blcs d1bd0 <__read_chk@plt+0x6c7fc> │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - bvs 96ebd0 <__read_chk@plt+0x9097fc> │ │ │ │ + bvs 96eb60 <__read_chk@plt+0x90978c> │ │ │ │ svclt 0x00dc4290 │ │ │ │ eorcc pc, r0, r3, asr r8 @ │ │ │ │ stmdbls r4, {r2, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf11a4628 │ │ │ │ andls pc, r4, r3, asr lr @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bvs 117cf4 <__read_chk@plt+0xb2920> │ │ │ │ + bvs 117c84 <__read_chk@plt+0xb28b0> │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf89a80ea │ │ │ │ @ instruction: 0x06983118 │ │ │ │ sbcshi pc, sl, r0, lsl #2 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stmiami r4!, {r2, r3, r5, r8, pc} │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ - blmi fe9889d8 <__read_chk@plt+0xfe923604> │ │ │ │ + blmi fe988968 <__read_chk@plt+0xfe923594> │ │ │ │ ldrbtmi r9, [fp], #-1 │ │ │ │ - blge 29c400 <__read_chk@plt+0x23702c> │ │ │ │ + blge 29c390 <__read_chk@plt+0x236fbc> │ │ │ │ movwls r4, #22040 @ 0x5618 │ │ │ │ andcs r2, r1, #128, 6 │ │ │ │ @ instruction: 0xf7ad4619 │ │ │ │ - movwcs lr, #2916 @ 0xb64 │ │ │ │ + movwcs lr, #2972 @ 0xb9c │ │ │ │ rsbscs r9, r8, #327680 @ 0x50000 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ - blx ff9f38be <__read_chk@plt+0xff98e4ea> │ │ │ │ + blx ff9f384e <__read_chk@plt+0xff98e47a> │ │ │ │ svclt 0x00182879 │ │ │ │ @ instruction: 0xd1249f03 │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf11c4658 │ │ │ │ @ instruction: 0xb11cfad5 │ │ │ │ andcc lr, r0, #212, 18 @ 0x350000 │ │ │ │ eorvc pc, r2, r3, asr #16 │ │ │ │ @@ -84249,45 +84221,45 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ cmnpeq r0, #3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002b30 │ │ │ │ movwcs r8, #4302 @ 0x10ce │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf11c4658 │ │ │ │ - blmi fe3b6028 <__read_chk@plt+0xfe350c54> │ │ │ │ + blmi fe3b5fb8 <__read_chk@plt+0xfe350be4> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ cmnvs r3, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf8cb2300 │ │ │ │ tstlt ip, r0 │ │ │ │ andcc lr, r0, #212, 18 @ 0x350000 │ │ │ │ eorvc pc, r2, r3, asr #16 │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ - bmi fe197aa8 <__read_chk@plt+0xfe1326d4> │ │ │ │ + bmi fe197a38 <__read_chk@plt+0xfe132664> │ │ │ │ ldrbtmi r4, [sl], #-2940 @ 0xfffff484 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, r6, r0, asr #32 │ │ │ │ pop {r0, r3, r5, ip, sp, pc} │ │ │ │ mcrcs 15, 0, r8, cr0, cr0, {7} │ │ │ │ strtmi sp, [r1], -r2, asr #32 │ │ │ │ @ instruction: 0xf0e14628 │ │ │ │ stccs 8, cr15, [r0], {255} @ 0xff │ │ │ │ stmdavs r3!, {r3, r5, r6, ip, lr, pc} │ │ │ │ rsble r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ - blls 193940 <__read_chk@plt+0x12e56c> │ │ │ │ + blls 1938d0 <__read_chk@plt+0x12e4fc> │ │ │ │ svclt 0x001e42bb │ │ │ │ @ instruction: 0xf0439b06 │ │ │ │ movwls r0, #25352 @ 0x6308 │ │ │ │ @ instruction: 0xf8d3e711 │ │ │ │ - blcs c3bcc <__read_chk@plt+0x5e7f8> │ │ │ │ + blcs c3b5c <__read_chk@plt+0x5e788> │ │ │ │ svcge 0x0006f43f │ │ │ │ - blcc 292740 <__read_chk@plt+0x22d36c> │ │ │ │ + blcc 2926d0 <__read_chk@plt+0x22d2fc> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ svcge 0x0000f47f │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r3, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @@ -84297,23 +84269,23 @@ │ │ │ │ @ instruction: 0xf10d4628 │ │ │ │ stmdavs r3, {r0, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strtmi sl, [r8], -r9, ror #29 │ │ │ │ cdp2 1, 8, cr15, cr10, cr13, {0} │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r8], ip, rrx │ │ │ │ - blls 267624 <__read_chk@plt+0x202250> │ │ │ │ + blls 2675b4 <__read_chk@plt+0x2021e0> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ ldrb r9, [fp], r6, lsl #6 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, lr, r2, r8 @ │ │ │ │ strtle r0, [r6], #-1609 @ 0xfffff9b7 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe7a45a8 <__read_chk@plt+0xfe73f1d4> │ │ │ │ + blvs fe7a4538 <__read_chk@plt+0xfe73f164> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ tstle lr, r2, lsl #6 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ @ instruction: 0x4628d015 │ │ │ │ @@ -84345,65 +84317,65 @@ │ │ │ │ vldmdble r9!, {s4-s3} │ │ │ │ eorsle r2, r7, r0, lsl #16 │ │ │ │ addsmi r6, r3, #4390912 @ 0x430000 │ │ │ │ svcge 0x0051f43f │ │ │ │ @ instruction: 0x3118f89a │ │ │ │ @ instruction: 0xf53f069b │ │ │ │ cdpcs 15, 0, cr10, cr0, cr7, {1} │ │ │ │ - blls 1ebed0 <__read_chk@plt+0x186afc> │ │ │ │ + blls 1ebe60 <__read_chk@plt+0x186a8c> │ │ │ │ @ instruction: 0xf12a6858 │ │ │ │ - blmi bb7128 <__read_chk@plt+0xb51d54> │ │ │ │ + blmi bb70b8 <__read_chk@plt+0xb51ce4> │ │ │ │ ldrbtmi r9, [fp], #-1 │ │ │ │ movwcs lr, #1800 @ 0x708 │ │ │ │ strtmi r9, [r2], -r4, lsl #18 │ │ │ │ @ instruction: 0xf11b4628 │ │ │ │ strmi pc, [r3], -r7, lsr #21 │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ strtmi sl, [r2], -r8, lsr #30 │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf91cf11c │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blmi 863690 <__read_chk@plt+0x7fe2bc> │ │ │ │ + blmi 863620 <__read_chk@plt+0x7fe24c> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ cmnvs r3, #1769472 @ 0x1b0000 │ │ │ │ smlalscc pc, lr, sl, r8 @ │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ rscscc pc, lr, sl, lsl #17 │ │ │ │ @ instruction: 0xf8584b1a │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ ldr r3, [ip, -r0] │ │ │ │ @ instruction: 0x3118f89a │ │ │ │ @ instruction: 0xf53f069b │ │ │ │ - blls 1e360c <__read_chk@plt+0x17e238> │ │ │ │ - blcs e5f1c <__read_chk@plt+0x80b48> │ │ │ │ + blls 1e359c <__read_chk@plt+0x17e1c8> │ │ │ │ + blcs e5eac <__read_chk@plt+0x80ad8> │ │ │ │ ldmdami r4, {r0, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ @ instruction: 0xe7c84478 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 1e3588 <__read_chk@plt+0x17e1b4> │ │ │ │ + blls 1e3518 <__read_chk@plt+0x17e144> │ │ │ │ @ instruction: 0xf12a6858 │ │ │ │ @ instruction: 0xe6cafd93 │ │ │ │ - svc 0x00acf7ac │ │ │ │ + svc 0x00e4f7ac │ │ │ │ @ instruction: 0x3118f89a │ │ │ │ @ instruction: 0xf57f069a │ │ │ │ @ instruction: 0xe6d9aebd │ │ │ │ - eorseq r7, r6, r4, lsl #4 │ │ │ │ + eorseq r7, r6, r4, ror r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r7, [r6], -sl │ │ │ │ + eorseq r7, r6, sl, ror #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrsbeq lr, [sp], -r0 │ │ │ │ - @ instruction: 0x001a35be │ │ │ │ + andseq sp, sp, r4, ror #31 │ │ │ │ + @ instruction: 0x001a34d2 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - eorseq r7, r6, r2 │ │ │ │ - andseq r3, sl, lr, lsr #7 │ │ │ │ + eorseq r7, r6, r2, ror r0 │ │ │ │ + andseq r3, sl, r2, asr #5 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ - andseq sp, sp, r8, ror lr │ │ │ │ + andseq sp, sp, ip, lsl #27 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0eca4 <__read_chk@plt+0xfeba98d0> │ │ │ │ + bl fec0ec34 <__read_chk@plt+0xfeba9860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ @ instruction: 0x46150c30 │ │ │ │ ldmdbmi sl!, {r1, r3, r9, sl, lr} │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ addlt r4, r7, r9, lsr fp │ │ │ │ @ instruction: 0x46044479 │ │ │ │ @@ -84432,15 +84404,15 @@ │ │ │ │ @ instruction: 0xf910f0b5 │ │ │ │ stcpl 8, cr15, [r8], {86} @ 0x56 │ │ │ │ streq pc, [r8, #-21] @ 0xffffffeb │ │ │ │ svcne 0x0033d123 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ biceq pc, r5, r4, lsl #2 │ │ │ │ @ instruction: 0xf7ad4618 │ │ │ │ - stmdbvs r2!, {r2, r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdbvs r2!, {r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ strmi r9, [r3], -r0, lsl #4 │ │ │ │ stmib sp, {r0, r9, sl, lr}^ │ │ │ │ strtmi r5, [r8], -r1, lsl #10 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ svcpl 0x00fbf886 │ │ │ │ stc2l 7, cr15, [r4, #-932] @ 0xfffffc5c │ │ │ │ ldmdami r5, {r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ @@ -84448,48 +84420,48 @@ │ │ │ │ @ instruction: 0xf8b36923 │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ @ instruction: 0xf104d505 │ │ │ │ @ instruction: 0xf09b00c5 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r0, r8, asr #3 │ │ │ │ @ instruction: 0xf50d4a0e │ │ │ │ - blmi 34c178 <__read_chk@plt+0x2e6da4> │ │ │ │ + blmi 34c108 <__read_chk@plt+0x2e6d34> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd106 │ │ │ │ andlt r5, r7, r0, lsl #27 │ │ │ │ stmdami r7, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xe7eb4478 │ │ │ │ - svc 0x0010f7ac │ │ │ │ - eorseq r6, r6, r8, asr #27 │ │ │ │ + svc 0x0048f7ac │ │ │ │ + eorseq r6, r6, r8, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001c74f4 │ │ │ │ - andseq r3, sl, r0, lsl #5 │ │ │ │ - eorseq r6, r6, sl, lsl #26 │ │ │ │ - andseq r3, sl, r0, ror #4 │ │ │ │ + andseq r7, ip, r8, lsl #8 │ │ │ │ + mulseq sl, r4, r1 │ │ │ │ + eorseq r6, r6, sl, ror sp │ │ │ │ + andseq r3, sl, r4, ror r1 │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ svclt 0x0000bf71 │ │ │ │ @ instruction: 0xf7ff2200 │ │ │ │ svclt 0x0000bf6d │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ mcrne 13, 2, r4, cr11, cr1, {3} │ │ │ │ ldmdbmi r1!, {r2, r3, r9, sl, lr}^ │ │ │ │ adcslt r4, r1, sp, ror r4 │ │ │ │ ldrdlt pc, [r0, #143] @ 0x8f │ │ │ │ - blcs 2049400 <__read_chk@plt+0x1fe402c> │ │ │ │ + blcs 2049390 <__read_chk@plt+0x1fe3fbc> │ │ │ │ ldrbtmi r5, [fp], #2153 @ 0x869 │ │ │ │ @ instruction: 0x912f6809 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdale r7, {r0, r1, r2, r9, ip, pc} │ │ │ │ - ldmda lr!, {r0, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r6!, {r0, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldreq r3, [sl, #-20] @ 0xffffffec │ │ │ │ adchi pc, pc, r0, lsl #2 │ │ │ │ strcs r4, [r0], #-2919 @ 0xfffff499 │ │ │ │ rsbmi pc, ip, sp, lsl #17 │ │ │ │ andcs sl, r1, #9, 30 @ 0x24 │ │ │ │ @ instruction: 0xf10dad1b │ │ │ │ @@ -84499,158 +84471,158 @@ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ movtcs r9, #25344 @ 0x6300 │ │ │ │ ldrmi r6, [r9], -r0, lsl #16 │ │ │ │ svclt 0x00b82809 │ │ │ │ andls r2, r1, r9 │ │ │ │ @ instruction: 0xf7ad4638 │ │ │ │ - @ instruction: 0xf88de94a │ │ │ │ + @ instruction: 0xf88de982 │ │ │ │ cmpcs r0, #105 @ 0x69 │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf8cd7800 │ │ │ │ @ instruction: 0xf12d9020 │ │ │ │ - stmdacs r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r3, {r0, r1, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ lsllt sp, r1, r0 │ │ │ │ rscle r2, lr, r4, lsl #16 │ │ │ │ - bmi 14ffc6c <__read_chk@plt+0x149a898> │ │ │ │ + bmi 14ffbfc <__read_chk@plt+0x149a828> │ │ │ │ ldrbtmi r4, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, ip, r0, asr #32 │ │ │ │ pop {r0, r4, r5, ip, sp, pc} │ │ │ │ stccs 15, cr8, [r0], {240} @ 0xf0 │ │ │ │ strcs sp, [r0], #-54 @ 0xffffffca │ │ │ │ @ instruction: 0x4628e7db │ │ │ │ @ instruction: 0xff4ef112 │ │ │ │ - svc 0x00f0f7ac │ │ │ │ + stmda r8!, {r0, r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mlsne ip, sp, r8, pc @ │ │ │ │ @ instruction: 0xf8306800 │ │ │ │ ldreq r3, [fp, #-17] @ 0xffffffef │ │ │ │ strtmi sp, [fp], -r6, lsl #10 │ │ │ │ svcne 0x0001f813 │ │ │ │ andscs pc, r1, r0, lsr r8 @ │ │ │ │ ldrbtle r0, [r9], #1298 @ 0x512 │ │ │ │ teqle r9, r0, lsl #18 │ │ │ │ strtmi r2, [r8], -sl, lsl #4 │ │ │ │ @ instruction: 0xf7ac9106 │ │ │ │ - stmdbls r6, {r2, r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ - blle 10ff4d4 <__read_chk@plt+0x109a100> │ │ │ │ + stmdbls r6, {r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blle 10ff464 <__read_chk@plt+0x109a090> │ │ │ │ ldmdavs r2, {r0, r2, r9, fp, ip, pc} │ │ │ │ svclt 0x00b82a09 │ │ │ │ addsmi r2, sl, #-1879048192 @ 0x90000000 │ │ │ │ - bls 2ae928 <__read_chk@plt+0x249554> │ │ │ │ + bls 2ae8b8 <__read_chk@plt+0x2494e4> │ │ │ │ svcvs 0x00929105 │ │ │ │ @ instruction: 0xf12a6013 │ │ │ │ - blmi df6e28 <__read_chk@plt+0xd91a54> │ │ │ │ + blmi df6db8 <__read_chk@plt+0xd919e4> │ │ │ │ stmdbls r5, {r2, r9, sl, lr} │ │ │ │ andcs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ - blx ff57411c <__read_chk@plt+0xff50ed48> │ │ │ │ + blx ff5740ac <__read_chk@plt+0xff50ecd8> │ │ │ │ ldr r2, [r8, r1]! │ │ │ │ @ instruction: 0xf85b4b2f │ │ │ │ str r4, [r2, r3]! │ │ │ │ stmdbmi lr!, {r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 13, cr15, cr0, cr12, {5} │ │ │ │ + svc 0x0008f7ac │ │ │ │ andls r9, r6, r5, lsl #20 │ │ │ │ stmdacs r9, {r4, fp, sp, lr} │ │ │ │ @ instruction: 0x2009bfb8 │ │ │ │ ldc2 1, cr15, [r4], #-168 @ 0xffffff58 │ │ │ │ andls r2, r0, r2, lsl #4 │ │ │ │ - blls 249568 <__read_chk@plt+0x1e4194> │ │ │ │ + blls 2494f8 <__read_chk@plt+0x1e4124> │ │ │ │ @ instruction: 0xf10a2005 │ │ │ │ @ instruction: 0xe78cfab7 │ │ │ │ andcs r4, r5, #36, 18 @ 0x90000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 11, cr15, cr10, cr12, {5} │ │ │ │ + cdp 7, 15, cr15, cr2, cr12, {5} │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ ldc2 0, cr15, [ip, #300] @ 0x12c │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ ldrb r3, [ip, -ip, rrx]! │ │ │ │ ldmdbmi sp, {r3, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 10, cr15, cr10, cr12, {5} │ │ │ │ + cdp 7, 14, cr15, cr2, cr12, {5} │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ stc2 0, cr15, [ip, #300] @ 0x12c │ │ │ │ strcs lr, [r0, #-1903] @ 0xfffff891 │ │ │ │ strtmi r2, [r9], -sl, lsl #4 │ │ │ │ @ instruction: 0xf88da81b │ │ │ │ @ instruction: 0xf88d406c │ │ │ │ @ instruction: 0xf7ac506d │ │ │ │ - blls 2b227c <__read_chk@plt+0x24cea8> │ │ │ │ + blls 2b22ec <__read_chk@plt+0x24cf18> │ │ │ │ mulsvs r8, fp, pc @ │ │ │ │ stc2 1, cr15, [r0], {42} @ 0x2a │ │ │ │ @ instruction: 0x46044b10 │ │ │ │ ldrbtmi r2, [fp], #-515 @ 0xfffffdfd │ │ │ │ andcs r4, r4, r9, lsr #12 │ │ │ │ @ instruction: 0xf10a9400 │ │ │ │ str pc, [sp, r1, lsl #21]! │ │ │ │ - cdp 7, 1, cr15, cr0, cr12, {5} │ │ │ │ - eorseq r6, r6, r8, lsr #25 │ │ │ │ + cdp 7, 4, cr15, cr8, cr12, {5} │ │ │ │ + eorseq r6, r6, r8, lsl sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r6, sl, ip, r6 │ │ │ │ + eorseq r6, r6, sl, lsl #26 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - andseq r3, sl, r2, lsl #4 │ │ │ │ - eorseq r6, r6, r6, lsl ip │ │ │ │ - andseq r3, sl, ip, lsr #2 │ │ │ │ + andseq r3, sl, r6, lsl r1 │ │ │ │ + eorseq r6, r6, r6, lsl #25 │ │ │ │ + andseq r3, sl, r0, asr #32 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r3, sl, lr, lsl #3 │ │ │ │ - andseq r3, sl, lr, lsl r1 │ │ │ │ - andseq r3, sl, sl, lsr #2 │ │ │ │ - andseq r3, sl, sl, lsl #1 │ │ │ │ + andseq r3, sl, r2, lsr #1 │ │ │ │ + andseq r3, sl, r2, lsr r0 │ │ │ │ + andseq r3, sl, lr, lsr r0 │ │ │ │ + mulseq sl, lr, pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ @ instruction: 0xb09f4cb1 │ │ │ │ - blmi fed09850 <__read_chk@plt+0xfeca447c> │ │ │ │ + blmi fed097e0 <__read_chk@plt+0xfeca440c> │ │ │ │ sxtab16mi r4, r8, ip, ror #8 │ │ │ │ ldrdge pc, [r4], sp @ │ │ │ │ @ instruction: 0xf8dd4617 │ │ │ │ stmiapl r3!, {r5, r7, ip, pc}^ │ │ │ │ @ instruction: 0xf1b92400 │ │ │ │ ldmdavs fp, {r1, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf04f931d │ │ │ │ strmi r0, [r3], -r0, lsl #6 │ │ │ │ andslt pc, r4, sp, asr #17 │ │ │ │ andmi pc, r0, sl, lsl #17 │ │ │ │ addhi pc, r2, r0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bvs 658164 <__read_chk@plt+0x5f2d90> │ │ │ │ - bcs de630 <__read_chk@plt+0x7925c> │ │ │ │ + bvs 6580f4 <__read_chk@plt+0x5f2d20> │ │ │ │ + bcs de5c0 <__read_chk@plt+0x791ec> │ │ │ │ adchi pc, r3, r0, asr #32 │ │ │ │ stcle 8, cr2, [r7, #-0] │ │ │ │ svclt 0x00a84286 │ │ │ │ vsubhn.i16 d4, q0, │ │ │ │ - blne fe158110 <__read_chk@plt+0xfe0f2d3c> │ │ │ │ + blne fe1580a0 <__read_chk@plt+0xfe0f2ccc> │ │ │ │ strtmi lr, [lr], -fp, asr #1 │ │ │ │ - bcc 11e6e0 <__read_chk@plt+0xb930c> │ │ │ │ + bcc 11e670 <__read_chk@plt+0xb929c> │ │ │ │ andls r4, r6, #1375731712 @ 0x52000000 │ │ │ │ andeq pc, r1, #-1073741776 @ 0xc0000030 │ │ │ │ - bl fe97e194 <__read_chk@plt+0xfe918dc0> │ │ │ │ + bl fe97e124 <__read_chk@plt+0xfe918d50> │ │ │ │ movwls r0, #31490 @ 0x7b02 │ │ │ │ adcsmi r4, r4, #38797312 @ 0x2500000 │ │ │ │ stccs 12, cr13, [r0], {27} │ │ │ │ @ instruction: 0xf1b9dd30 │ │ │ │ eorsle r0, r1, r2, lsl #30 │ │ │ │ strtmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0x46404639 │ │ │ │ @ instruction: 0xfffef0d2 │ │ │ │ @ instruction: 0xf1bbb350 │ │ │ │ ldrbmi r0, [sp], -r0, lsl #30 │ │ │ │ movwcs fp, #8140 @ 0x1fcc │ │ │ │ ldrmi r2, [r3, #768]! @ 0x300 │ │ │ │ movwcs fp, #4040 @ 0xfc8 │ │ │ │ strcc fp, [r1], #-2411 @ 0xfffff695 │ │ │ │ - blcc b42ac <__read_chk@plt+0x4eed8> │ │ │ │ + blcc b423c <__read_chk@plt+0x4ee68> │ │ │ │ adcsmi r4, r4, #38797312 @ 0x2500000 │ │ │ │ @ instruction: 0xf1bbdde8 │ │ │ │ ldclle 5, cr0, [r0, #-0] │ │ │ │ ldcle 5, cr4, [r1], {179} @ 0xb3 │ │ │ │ svceq 0x0002f1b9 │ │ │ │ movwcs sp, #18 │ │ │ │ @ instruction: 0x4639465a │ │ │ │ @@ -84660,151 +84632,151 @@ │ │ │ │ @ instruction: 0x46253bff │ │ │ │ stclle 2, cr4, [sl], #720 @ 0x2d0 │ │ │ │ ldclle 12, cr2, [r1], {0} │ │ │ │ @ instruction: 0xf10b3401 │ │ │ │ @ instruction: 0xe7c53bff │ │ │ │ strtmi r9, [r8], -r7, lsl #22 │ │ │ │ movwls sl, #31753 @ 0x7c09 │ │ │ │ - blx ff77431a <__read_chk@plt+0xff70ef46> │ │ │ │ + blx ff7742aa <__read_chk@plt+0xff70eed6> │ │ │ │ strmi r2, [r1], -pc, asr #4 │ │ │ │ @ instruction: 0xf7ad4620 │ │ │ │ - blls 2b228c <__read_chk@plt+0x24ceb8> │ │ │ │ + blls 2b22fc <__read_chk@plt+0x24cf28> │ │ │ │ @ instruction: 0xf88d2200 │ │ │ │ addsmi r2, r3, #115 @ 0x73 │ │ │ │ adchi pc, sl, r0, asr #6 │ │ │ │ vqsub.u8 d20, d16, d19 │ │ │ │ @ instruction: 0xf1b98093 │ │ │ │ @ instruction: 0xf0000f02 │ │ │ │ mcrmi 0, 3, r8, cr15, cr4, {6} │ │ │ │ @ instruction: 0x4618447e │ │ │ │ - blx ff17434a <__read_chk@plt+0xff10ef76> │ │ │ │ + blx ff1742da <__read_chk@plt+0xff10ef06> │ │ │ │ stmib sp, {r0, r2, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ andcs r0, r1, #33554432 @ 0x2000000 │ │ │ │ stmdbls sl!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbmi r9, [r0], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - @ instruction: 0xf7ac9601 │ │ │ │ - ands lr, r6, r2, ror #31 │ │ │ │ + @ instruction: 0xf7ad9601 │ │ │ │ + ands lr, r6, sl, lsl r8 │ │ │ │ @ instruction: 0x465a6b15 │ │ │ │ cmple fp, r0, lsl #20 │ │ │ │ stcle 2, cr4, [r8, #640] @ 0x280 │ │ │ │ svclt 0x00c442a8 │ │ │ │ strtmi r1, [lr], -r2, asr #22 │ │ │ │ strmi sp, [r5], -pc, asr #24 │ │ │ │ andcs lr, r0, ip │ │ │ │ @ instruction: 0xf1142500 │ │ │ │ ldmdbmi pc, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ @ │ │ │ │ ldrbmi r9, [r0], -sl, lsr #20 │ │ │ │ @ instruction: 0xf7ad4479 │ │ │ │ - bls 27221c <__read_chk@plt+0x20ce48> │ │ │ │ + bls 27228c <__read_chk@plt+0x20ceb8> │ │ │ │ andsvc r2, r3, r0, lsl #6 │ │ │ │ - blmi 168a8b8 <__read_chk@plt+0x16254e4> │ │ │ │ + blmi 168a848 <__read_chk@plt+0x1625474> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 811fbc <__read_chk@plt+0x7acbe8> │ │ │ │ + blls 811f4c <__read_chk@plt+0x7acb78> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -r1, lsr #1 │ │ │ │ pop {r0, r1, r2, r3, r4, ip, sp, pc} │ │ │ │ - blmi 161bf28 <__read_chk@plt+0x15b6b54> │ │ │ │ + blmi 161beb8 <__read_chk@plt+0x15b6ae4> │ │ │ │ stmdbls sl!, {r0, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ - blmi 159cb78 <__read_chk@plt+0x15377a4> │ │ │ │ + blmi 159cb08 <__read_chk@plt+0x1537734> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - svc 0x00aaf7ac │ │ │ │ + svc 0x00e2f7ac │ │ │ │ vmlacs.f64 d9, d0, d26 │ │ │ │ mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ andcs fp, r1, #216, 30 @ 0x360 │ │ │ │ andmi pc, r3, sl, lsl #16 │ │ │ │ movwls r4, #25683 @ 0x6453 │ │ │ │ @ instruction: 0x4633bfd8 │ │ │ │ svcge 0x0052f77f │ │ │ │ movwcs r4, #1589 @ 0x635 │ │ │ │ ldrtmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0xf0d24640 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls b6c2e0 <__read_chk@plt+0xb06f0c> │ │ │ │ - bcc 109860 <__read_chk@plt+0xa448c> │ │ │ │ + bls b6c270 <__read_chk@plt+0xb06e9c> │ │ │ │ + bcc 1097f0 <__read_chk@plt+0xa441c> │ │ │ │ andls r4, r6, #1375731712 @ 0x52000000 │ │ │ │ strb r2, [r1, -r1, lsl #4] │ │ │ │ cdpcs 14, 0, cr9, cr0, cr5, {0} │ │ │ │ stmdacs r0, {r1, r2, r3, r6, r8, ip, lr, pc} │ │ │ │ strmi fp, [r2], -r8, asr #31 │ │ │ │ stmdbls sl!, {r3, r5, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ ldrbmi r3, [r1], #-2305 @ 0xfffff6ff │ │ │ │ ldr r9, [r5, -r6, lsl #2]! │ │ │ │ andcs r4, r1, #60416 @ 0xec00 │ │ │ │ ldrbmi r9, [r0], -sl, lsr #18 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2873 @ 0xfffff4c7 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7ac33ff │ │ │ │ - blls b73dc0 <__read_chk@plt+0xb0e9ec> │ │ │ │ + blls b73e30 <__read_chk@plt+0xb0ea5c> │ │ │ │ @ instruction: 0xf1032d00 │ │ │ │ svclt 0x00dc33ff │ │ │ │ andcs r4, r1, #48234496 @ 0x2e00000 │ │ │ │ andmi pc, r3, sl, lsl #16 │ │ │ │ movwls r4, #25683 @ 0x6453 │ │ │ │ @ instruction: 0x4633bfd8 │ │ │ │ @ instruction: 0xe719dc9e │ │ │ │ - bcs de824 <__read_chk@plt+0x79450> │ │ │ │ + bcs de7b4 <__read_chk@plt+0x793e0> │ │ │ │ @ instruction: 0x4618d197 │ │ │ │ - blx d7446a <__read_chk@plt+0xd0f096> │ │ │ │ + blx d743fa <__read_chk@plt+0xd0f026> │ │ │ │ movwls r4, #5635 @ 0x1603 │ │ │ │ - blmi b89960 <__read_chk@plt+0xb2458c> │ │ │ │ + blmi b898f0 <__read_chk@plt+0xb2451c> │ │ │ │ stmdbls sl!, {r0, r9, sp} │ │ │ │ strls r4, [r2], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7ac33ff │ │ │ │ - @ instruction: 0xe786ef52 │ │ │ │ + str lr, [r6, sl, lsl #31] │ │ │ │ svceq 0x0002f1b9 │ │ │ │ cdpmi 0, 2, cr13, cr5, cr10, {1} │ │ │ │ @ instruction: 0x4618447e │ │ │ │ - blx 7f4496 <__read_chk@plt+0x78f0c2> │ │ │ │ + blx 7f4426 <__read_chk@plt+0x78f052> │ │ │ │ stmib sp, {r0, r1, r5, r8, r9, fp, lr}^ │ │ │ │ andcs r0, r1, #33554432 @ 0x2000000 │ │ │ │ stmdbls sl!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbmi r9, [r0], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7ac9601 │ │ │ │ - @ instruction: 0xe770ef3c │ │ │ │ + @ instruction: 0xe770ef74 │ │ │ │ andcs r4, r1, #29696 @ 0x7400 │ │ │ │ ldrbmi r9, [r0], -sl, lsr #18 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0x463e4b1b │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ vnmlsne.f64 d25, d12, d26 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ streq lr, [r4, #-2826] @ 0xfffff4f6 │ │ │ │ @ instruction: 0xf7ac9506 │ │ │ │ - ldrtmi lr, [fp], -r8, lsr #30 │ │ │ │ + ldrtmi lr, [fp], -r0, ror #30 │ │ │ │ @ instruction: 0xf80a2201 │ │ │ │ ldrb r7, [r7], r4 │ │ │ │ ldrbtmi r4, [lr], #-3603 @ 0xfffff1ed │ │ │ │ mrcmi 7, 0, lr, cr3, cr3, {6} │ │ │ │ @ instruction: 0xe72a447e │ │ │ │ strb r9, [r9], r5, lsl #28 │ │ │ │ - stc 7, cr15, [ip], {172} @ 0xac │ │ │ │ - eorseq r6, r6, r0, lsr #21 │ │ │ │ + stcl 7, cr15, [r4], {172} @ 0xac │ │ │ │ + eorseq r6, r6, r0, lsl fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - @ instruction: 0x001a2fd0 │ │ │ │ - andseq r3, sl, r0, lsr #32 │ │ │ │ - eorseq r6, r6, r8, lsr r9 │ │ │ │ - eoreq lr, r7, r6, ror #3 │ │ │ │ - andseq r2, sl, r4, asr #31 │ │ │ │ - strdeq r5, [sl], -r4 @ │ │ │ │ - andseq r2, sl, r6, asr pc │ │ │ │ - @ instruction: 0x001a2ed4 │ │ │ │ - eoreq r8, lr, ip, lsl #31 │ │ │ │ - andseq r2, sl, r0, ror #28 │ │ │ │ - eoreq lr, r7, ip, ror #1 │ │ │ │ - andseq r2, sl, r8, asr #29 │ │ │ │ - andseq r2, sl, r2, lsl lr │ │ │ │ - andseq r2, sl, ip, lsl #28 │ │ │ │ + eoreq r8, lr, ip, ror #31 │ │ │ │ + andseq r2, sl, r4, ror #29 │ │ │ │ + andseq r2, sl, r4, lsr pc │ │ │ │ + eorseq r6, r6, r8, lsr #19 │ │ │ │ + strdeq lr, [r7], -sl @ │ │ │ │ + @ instruction: 0x001a2ed8 │ │ │ │ + eoreq r5, sl, r8, lsl #6 │ │ │ │ + andseq r2, sl, sl, ror #28 │ │ │ │ + andseq r2, sl, r8, ror #27 │ │ │ │ + eoreq r8, lr, r0, lsr #29 │ │ │ │ + andseq r2, sl, r4, ror sp │ │ │ │ + eoreq lr, r7, r0 │ │ │ │ + @ instruction: 0x001a2ddc │ │ │ │ + andseq r2, sl, r6, lsr #26 │ │ │ │ + andseq r2, sl, r0, lsr #26 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 10, cr15, cr8, cr12, {6} │ │ │ │ ldrmi fp, [r5], -sp, asr #1 │ │ │ │ strmi r4, [lr], -fp, asr #21 │ │ │ │ mrrcls 9, 12, r4, r6, cr11 @ │ │ │ │ @@ -84812,81 +84784,81 @@ │ │ │ │ ldrmi r0, [ip], -r5, lsl #8 │ │ │ │ ldrbtmi r4, [r9], #-3017 @ 0xfffff437 │ │ │ │ ldmpl r3, {r2, sp}^ │ │ │ │ movtls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbtmi r4, [fp], #-3014 @ 0xfffff43a │ │ │ │ @ instruction: 0xf12a9307 │ │ │ │ - msrlt LR_abt, r5 │ │ │ │ + ldrdlt pc, [r4, -sp]! │ │ │ │ umullcc pc, r5, r4, r8 @ │ │ │ │ @ instruction: 0xf10007d8 │ │ │ │ - bmi ff158458 <__read_chk@plt+0xff0f3084> │ │ │ │ + bmi ff1583e8 <__read_chk@plt+0xff0f3014> │ │ │ │ stmdals r5, {r8, sp} │ │ │ │ @ instruction: 0xf0c7447a │ │ │ │ stmdacs r0, {r0, r2, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ cdpne 0, 6, cr13, cr11, cr14, {2} │ │ │ │ svclt 0x00882b7e │ │ │ │ stmdale fp, {r8, r9, sp} │ │ │ │ - ldc 7, cr15, [r4, #688] @ 0x2b0 │ │ │ │ + stcl 7, cr15, [ip, #688] @ 0x2b0 │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ @ instruction: 0xf4133015 │ │ │ │ svclt 0x001e6300 │ │ │ │ andcs fp, r0, #-1342177266 @ 0xb000000e │ │ │ │ rsbscs pc, r9, sp, lsl #17 │ │ │ │ rsbscc pc, r8, sp, lsl #17 │ │ │ │ @ instruction: 0xb1239b05 │ │ │ │ ldmvs r8, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ svcge 0x000c80da │ │ │ │ - blcs 15ed94 <__read_chk@plt+0xf99c0> │ │ │ │ + blcs 15ed24 <__read_chk@plt+0xf9950> │ │ │ │ addshi pc, pc, r0 │ │ │ │ ldrbtmi r4, [fp], #-2991 @ 0xfffff451 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ ldrtmi r4, [r8], -lr, lsr #23 │ │ │ │ adcsls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi sl, [fp], #-3083 @ 0xfffff3f5 │ │ │ │ ldrbtmi r9, [r9], #768 @ 0x300 │ │ │ │ ldrmi r2, [r9], -r6, asr #6 │ │ │ │ ldmibvc r8, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ ldmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - beq 10f42e4 <__read_chk@plt+0x108ef10> │ │ │ │ + beq 10f4274 <__read_chk@plt+0x108eea0> │ │ │ │ @ instruction: 0xf7ac2500 │ │ │ │ - @ instruction: 0xf887ee94 │ │ │ │ + @ instruction: 0xf887eecc │ │ │ │ stmib sp, {r0, r2, r6, ip, lr}^ │ │ │ │ cmpcs r0, #33554432 @ 0x2000000 │ │ │ │ stmdbvc r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf8c44640 │ │ │ │ @ instruction: 0xf12da000 │ │ │ │ - stmdacs r3, {r0, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r3, {r0, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a0d01c │ │ │ │ - blcs f8dfc <__read_chk@plt+0x93a28> │ │ │ │ + blcs f8d8c <__read_chk@plt+0x939b8> │ │ │ │ addhi pc, r9, r0, asr #4 │ │ │ │ @ instruction: 0xf89db998 │ │ │ │ ldmiblt r3!, {r3, r4, r5, r6, ip, sp}^ │ │ │ │ - bleq f4320 <__read_chk@plt+0x8ef4c> │ │ │ │ - blmi fe58ac4c <__read_chk@plt+0xfe525878> │ │ │ │ + bleq f42b0 <__read_chk@plt+0x8eedc> │ │ │ │ + blmi fe58abdc <__read_chk@plt+0xfe525808> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1392258 <__read_chk@plt+0x132ce84> │ │ │ │ + blls 13921e8 <__read_chk@plt+0x132ce14> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46588116 │ │ │ │ pop {r0, r2, r3, r6, ip, sp, pc} │ │ │ │ stmdacs r4, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ubfx sp, r5, #1, #12 │ │ │ │ strcs fp, [r0, #-269] @ 0xfffffef3 │ │ │ │ - blls 272154 <__read_chk@plt+0x20cd80> │ │ │ │ + blls 2720e4 <__read_chk@plt+0x20cd10> │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blmi fe4584a8 <__read_chk@plt+0xfe3f30d4> │ │ │ │ + blmi fe458438 <__read_chk@plt+0xfe3f3064> │ │ │ │ ldmpl r5, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ strbmi lr, [r0], -r9, asr #15 │ │ │ │ stc2 1, cr15, [r6], {18} │ │ │ │ - stc 7, cr15, [r8, #-688]! @ 0xfffffd50 │ │ │ │ + stcl 7, cr15, [r0, #-688]! @ 0xfffffd50 │ │ │ │ @ instruction: 0xf89d6802 │ │ │ │ - bl 138410 <__read_chk@plt+0xd303c> │ │ │ │ + bl 1383a0 <__read_chk@plt+0xd2fcc> │ │ │ │ ldmdavc fp, {r6, r8, r9}^ │ │ │ │ biceq pc, r0, #201326595 @ 0xc000003 │ │ │ │ svclt 0x0008282d │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xf14007d9 │ │ │ │ strbmi r8, [r1], -fp, ror #1 │ │ │ │ svclt 0x0001f811 │ │ │ │ @@ -84895,144 +84867,144 @@ │ │ │ │ @ instruction: 0xf1bb03c0 │ │ │ │ svclt 0x00080f2d │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ ldrbtle r0, [r1], #2011 @ 0x7db │ │ │ │ svceq 0x0000f1bb │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ addshi pc, r0, r0, asr #32 │ │ │ │ - bls 28b054 <__read_chk@plt+0x225c80> │ │ │ │ + bls 28afe4 <__read_chk@plt+0x225c10> │ │ │ │ sbceq pc, r8, sp, lsl #17 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - bls 20e5cc <__read_chk@plt+0x1a91f8> │ │ │ │ + bls 20e55c <__read_chk@plt+0x1a9188> │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ - blls 23c578 <__read_chk@plt+0x1d71a4> │ │ │ │ + blls 23c508 <__read_chk@plt+0x1d7134> │ │ │ │ cmncs r4, #0, 6 │ │ │ │ - blge d5ce98 <__read_chk@plt+0xcf7ac4> │ │ │ │ + blge d5ce28 <__read_chk@plt+0xcf7a54> │ │ │ │ movwls r9, #4872 @ 0x1308 │ │ │ │ @ instruction: 0xf7ff2301 │ │ │ │ @ instruction: 0xf89dfd99 │ │ │ │ strmi r3, [r3], r8, asr #1 │ │ │ │ @ instruction: 0xf1bbb933 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf88d8099 │ │ │ │ @ instruction: 0xe780b078 │ │ │ │ - blls 2c0abc <__read_chk@plt+0x25b6e8> │ │ │ │ + blls 2c0a4c <__read_chk@plt+0x25b678> │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx ff8f43e8 <__read_chk@plt+0xff88f014> │ │ │ │ - blmi 1a72284 <__read_chk@plt+0x1a0ceb0> │ │ │ │ + blx ff8f4378 <__read_chk@plt+0xff88efa4> │ │ │ │ + blmi 1a72214 <__read_chk@plt+0x1a0ce40> │ │ │ │ @ instruction: 0xe75f447b │ │ │ │ - blmi 178ac5c <__read_chk@plt+0x1725888> │ │ │ │ + blmi 178abec <__read_chk@plt+0x1725818> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1392338 <__read_chk@plt+0x132cf64> │ │ │ │ + blls 13922c8 <__read_chk@plt+0x132cef4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r2], -r6, lsr #1 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ pop {r0, r2, r3, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4ff0 │ │ │ │ stmdacs sl, {r0, r2, r3, r5, r6, sl, fp, ip, sp, pc} │ │ │ │ andcs fp, r1, r8, lsl #30 │ │ │ │ - blls 26c318 <__read_chk@plt+0x206f44> │ │ │ │ - blls 202f00 <__read_chk@plt+0x19db2c> │ │ │ │ - blvs 6e7f1c <__read_chk@plt+0x682b48> │ │ │ │ - blcs ec30c <__read_chk@plt+0x86f38> │ │ │ │ + blls 26c2a8 <__read_chk@plt+0x206ed4> │ │ │ │ + blls 202e90 <__read_chk@plt+0x19dabc> │ │ │ │ + blvs 6e7eac <__read_chk@plt+0x682ad8> │ │ │ │ + blcs ec29c <__read_chk@plt+0x86ec8> │ │ │ │ addhi pc, pc, r0 │ │ │ │ - blmi 1592b68 <__read_chk@plt+0x152d794> │ │ │ │ + blmi 1592af8 <__read_chk@plt+0x152d724> │ │ │ │ stmdbls r7, {r1, r4, r5, sl, fp, sp, pc} │ │ │ │ stmiapl r9, {r0, r2, r9, fp, ip, pc}^ │ │ │ │ stmdavs r9, {r2, r5, r6, r8, r9, sp} │ │ │ │ ldrsbtne pc, [ip], r1 @ │ │ │ │ - blls 25cf24 <__read_chk@plt+0x1f7b50> │ │ │ │ + blls 25ceb4 <__read_chk@plt+0x1f7ae0> │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ @ instruction: 0xf7ff9401 │ │ │ │ pkhtbmi pc, r3, r3, asr #26 @ │ │ │ │ @ instruction: 0xf12ae75c │ │ │ │ - blmi 13f67dc <__read_chk@plt+0x1391408> │ │ │ │ + blmi 13f676c <__read_chk@plt+0x1391398> │ │ │ │ andcs sl, r1, #12, 30 @ 0x30 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ andls r2, r1, r6, asr #6 │ │ │ │ @ instruction: 0x46384619 │ │ │ │ - stcl 7, cr15, [r8, #688] @ 0x2b0 │ │ │ │ + cdp 7, 0, cr15, cr0, cr12, {5} │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ cmncs lr, r0, lsl #6 │ │ │ │ @ instruction: 0xf8874638 │ │ │ │ @ instruction: 0xf0273045 │ │ │ │ stmdacs lr!, {r0, r1, r2, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ svcge 0x000ef47f │ │ │ │ - blmi 1132060 <__read_chk@plt+0x10ccc8c> │ │ │ │ + blmi 1131ff0 <__read_chk@plt+0x10ccc1c> │ │ │ │ ldmpl r5, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ stmdami r0, {r0, r2, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1254478 │ │ │ │ @ instruction: 0x4683feb9 │ │ │ │ teqle ip, r0, lsl #16 │ │ │ │ - blcs 15ef90 <__read_chk@plt+0xf9bbc> │ │ │ │ + blcs 15ef20 <__read_chk@plt+0xf9b4c> │ │ │ │ svclt 0x00089b05 │ │ │ │ ldrsbtlt pc, [r0], -r3 @ │ │ │ │ svcge 0x0030f43f │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d3af2d │ │ │ │ str fp, [r9, -r0, lsr #32]! │ │ │ │ andcs r4, sl, #93323264 @ 0x5900000 │ │ │ │ @ instruction: 0xf7ab4640 │ │ │ │ - blmi c73c5c <__read_chk@plt+0xc0e888> │ │ │ │ + blmi c73ccc <__read_chk@plt+0xc0e8f8> │ │ │ │ @ instruction: 0xf88d9a07 │ │ │ │ andls fp, r8, r8, asr #1 │ │ │ │ rsbcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ - blls 23c6a0 <__read_chk@plt+0x1d72cc> │ │ │ │ + blls 23c630 <__read_chk@plt+0x1d725c> │ │ │ │ @ instruction: 0xf89d9300 │ │ │ │ andls r3, r2, #120 @ 0x78 │ │ │ │ - blx feda2c84 <__read_chk@plt+0xfed3d8b0> │ │ │ │ + blx feda2c14 <__read_chk@plt+0xfed3d840> │ │ │ │ andls pc, r9, #201326594 @ 0xc000002 │ │ │ │ ldmdbeq fp, {r0, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff9a05 │ │ │ │ @ instruction: 0xf89dfd01 │ │ │ │ strmi r3, [r3], r8, asr #1 │ │ │ │ - blls 2e6b80 <__read_chk@plt+0x2817ac> │ │ │ │ + blls 2e6b10 <__read_chk@plt+0x28173c> │ │ │ │ @ instruction: 0xf43f459b │ │ │ │ strb sl, [r2, -r5, lsl #30]! │ │ │ │ @ instruction: 0xf1144658 │ │ │ │ subscs pc, r0, #1261568 @ 0x134000 │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ - cdp 7, 6, cr15, cr0, cr12, {5} │ │ │ │ + cdp 7, 9, cr15, cr8, cr12, {5} │ │ │ │ ldmdbmi pc, {r0, r5, r6, r7, r9, sl, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ac4479 │ │ │ │ - andcs lr, r2, #92160 @ 0x16800 │ │ │ │ + andcs lr, r2, #149504 @ 0x24800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04b2005 │ │ │ │ movwcs pc, #2619 @ 0xa3b @ │ │ │ │ rsbscc pc, r8, sp, lsl #17 │ │ │ │ andcs lr, r2, #219152384 @ 0xd100000 │ │ │ │ ldrmi r9, [r1], -r9, lsl #22 │ │ │ │ @ instruction: 0xf04b2005 │ │ │ │ @ instruction: 0xe7dafa31 │ │ │ │ strbmi r4, [r1], -r3, lsl #13 │ │ │ │ stmdals r5, {r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ace76f │ │ │ │ - svclt 0x0000eaca │ │ │ │ - eorseq r6, r6, r0, lsl #15 │ │ │ │ - andseq r2, sl, r2, ror #28 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r6, r6, ror #14 │ │ │ │ - andseq r2, sl, r8, asr #28 │ │ │ │ - eoreq r8, lr, r6, asr #28 │ │ │ │ - andseq r2, sl, lr, lsr #28 │ │ │ │ - ldrshteq sl, [r8], -sl │ │ │ │ - mlaseq r6, ip, r6, r6 │ │ │ │ + svclt 0x0000eb02 │ │ │ │ + ldrshteq r6, [r6], -r0 │ │ │ │ + andseq r2, sl, r6, ror sp │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + ldrsbteq r6, [r6], -r6 │ │ │ │ + andseq r2, sl, ip, asr sp │ │ │ │ + eoreq r8, lr, sl, asr sp │ │ │ │ + andseq r2, sl, r2, asr #26 │ │ │ │ + eorseq sl, r8, sl, ror #22 │ │ │ │ + eorseq r6, r6, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, lsl lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, sl, r4, ror #23 │ │ │ │ - ldrhteq r6, [r6], -ip │ │ │ │ - andseq r2, sl, r8, asr ip │ │ │ │ + @ instruction: 0x001a2af8 │ │ │ │ + eorseq r6, r6, ip, lsr #12 │ │ │ │ + andseq r2, sl, ip, ror #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - andseq fp, sl, ip, asr #24 │ │ │ │ - andseq r2, sl, ip, asr sl │ │ │ │ + andseq fp, sl, r0, ror #22 │ │ │ │ + andseq r2, sl, r0, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec0f678 <__read_chk@plt+0xfebaa2a4> │ │ │ │ + bl fec0f608 <__read_chk@plt+0xfebaa234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8d00fe0 │ │ │ │ strhlt r2, [r5], ip │ │ │ │ ldrsbgt pc, [r4], #143 @ 0x8f @ │ │ │ │ ldrbtmi r6, [ip], #2067 @ 0x813 │ │ │ │ eorsle r2, r6, r0, lsl #22 │ │ │ │ @ instruction: 0x460c685b │ │ │ │ @@ -85044,15 +85016,15 @@ │ │ │ │ vabal.s8 q9, d1, d0 │ │ │ │ sbcmi r1, sp, r1, lsl r5 │ │ │ │ strble r0, [ip, #-2029] @ 0xfffff813 │ │ │ │ smlalscc pc, sl, lr, r8 @ │ │ │ │ orreq pc, r3, #201326595 @ 0xc000003 │ │ │ │ svclt 0x00882b06 │ │ │ │ stmdale r7, {r1, r2, r3, r5, r6, r8, sp} │ │ │ │ - blx 940e10 <__read_chk@plt+0x8dba3c> │ │ │ │ + blx 940da0 <__read_chk@plt+0x8db9cc> │ │ │ │ @ instruction: 0xf013f303 │ │ │ │ svclt 0x000c0f01 │ │ │ │ cmncs r9, lr, ror #2 │ │ │ │ andcs r4, r0, #34816 @ 0x8800 │ │ │ │ ldrbtmi r4, [r8], #-2082 @ 0xfffff7de │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ rsbscs r9, r8, #0, 4 │ │ │ │ @@ -85065,72 +85037,72 @@ │ │ │ │ andcs r6, r0, r3, lsr #32 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ @ instruction: 0x06d57f12 │ │ │ │ ldreq sp, [sl], #-1529 @ 0xfffffa07 │ │ │ │ @ instruction: 0xf500d50d │ │ │ │ @ instruction: 0xf89e5e40 │ │ │ │ @ instruction: 0xf00220fa │ │ │ │ - bcs 7b8e0c <__read_chk@plt+0x753a38> │ │ │ │ + bcs 7b8d9c <__read_chk@plt+0x7539c8> │ │ │ │ tstcs r0, r5, lsl #16 │ │ │ │ tstpne r1, r1, asr #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x07ca40d1 │ │ │ │ ldreq sp, [sp, r4, asr #9] │ │ │ │ @ instruction: 0xf500d4e7 │ │ │ │ @ instruction: 0xf89e5e40 │ │ │ │ @ instruction: 0xf00330fa │ │ │ │ - blcs 5b922c <__read_chk@plt+0x553e58> │ │ │ │ + blcs 5b91bc <__read_chk@plt+0x553de8> │ │ │ │ vst2. {d29-d30}, [pc :64] │ │ │ │ vsubl.s8 , d16, d8 │ │ │ │ sbcsmi r0, sl, r1, lsl r2 │ │ │ │ ldrble r0, [r8, #2000] @ 0x7d0 │ │ │ │ svcvc 0x0012e7b2 │ │ │ │ ldrble r0, [r4, #1746] @ 0x6d2 │ │ │ │ ldrble r0, [r2], #1949 @ 0x79d │ │ │ │ svclt 0x0000e7e9 │ │ │ │ - ldrshteq r6, [r6], -sl │ │ │ │ + eorseq r6, r6, sl, ror #8 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - @ instruction: 0x001a2afe │ │ │ │ + andseq r2, sl, r2, lsl sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldmdavc r3, {r0, r1, r7, ip, sp, pc} │ │ │ │ @ instruction: 0x460f4616 │ │ │ │ - blcs b49d98 <__read_chk@plt+0xae49c4> │ │ │ │ + blcs b49d28 <__read_chk@plt+0xae4954> │ │ │ │ subsle r9, sl, r1 │ │ │ │ andle r2, r7, fp, ror fp │ │ │ │ movwcs r4, #1085 @ 0x43d │ │ │ │ stccc 8, cr15, [r1], {5} │ │ │ │ andlt r2, r3, r0 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x462a46b0 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46c21e7c │ │ │ │ - blcc 13660c <__read_chk@plt+0xd1238> │ │ │ │ - blcs d45fc <__read_chk@plt+0x6f228> │ │ │ │ + blcc 13659c <__read_chk@plt+0xd11c8> │ │ │ │ + blcs d458c <__read_chk@plt+0x6f1b8> │ │ │ │ ldmdbmi r3!, {r4, r5, r6, r7, ip, lr, pc} │ │ │ │ - blcs c80dc8 <__read_chk@plt+0xc1b9f4> │ │ │ │ + blcs c80d58 <__read_chk@plt+0xc1b984> │ │ │ │ tstle r4, r9, ror r4 │ │ │ │ @ instruction: 0xf1254640 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 12c6e0 <__read_chk@plt+0xc730c> │ │ │ │ + blls 12c670 <__read_chk@plt+0xc729c> │ │ │ │ andls r1, r1, #23040 @ 0x5a00 │ │ │ │ - blcs 201663c <__read_chk@plt+0x1fb1268> │ │ │ │ - blne 15ac5dc <__read_chk@plt+0x1547208> │ │ │ │ + blcs 20165cc <__read_chk@plt+0x1fb11f8> │ │ │ │ + blne 15ac56c <__read_chk@plt+0x1547198> │ │ │ │ mvnle r4, #805306378 @ 0x3000000a │ │ │ │ - blcs b566a8 <__read_chk@plt+0xaf12d4> │ │ │ │ + blcs b56638 <__read_chk@plt+0xaf1264> │ │ │ │ @ instruction: 0xf89abf08 │ │ │ │ eorsle r4, r4, r1 │ │ │ │ mulcc r1, sl, r8 │ │ │ │ bicle r2, pc, sl, lsr #22 │ │ │ │ mulmi r1, r8, r8 │ │ │ │ stmdaeq r2, {r1, r3, r8, ip, sp, lr, pc} │ │ │ │ sbcle r2, r9, r0, lsl #24 │ │ │ │ ldrdge pc, [r8], pc @ │ │ │ │ - bl ff64b0 <__read_chk@plt+0xf910dc> │ │ │ │ + bl 1df6440 <__read_chk@plt+0x1d9106c> │ │ │ │ strmi r4, [r3], r6, asr #12 │ │ │ │ strd r4, [r2], -sl │ │ │ │ svcmi 0x0001f816 │ │ │ │ @ instruction: 0xf8dbb32c │ │ │ │ @ instruction: 0xf8333000 │ │ │ │ @ instruction: 0x071b3014 │ │ │ │ @ instruction: 0x4621d4f6 │ │ │ │ @@ -85146,122 +85118,122 @@ │ │ │ │ stmdaeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00182c7b │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stccs 0, cr13, [r0], {167} @ 0xa7 │ │ │ │ bfi sp, ip, #1, #17 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ stmdbmi ip, {r0, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - bls 109844 <__read_chk@plt+0xa4470> │ │ │ │ - blne 1562668 <__read_chk@plt+0x14fd294> │ │ │ │ + bls 1097d4 <__read_chk@plt+0xa4400> │ │ │ │ + blne 15625f8 <__read_chk@plt+0x14fd224> │ │ │ │ @ instruction: 0xf1291aba │ │ │ │ stmdals r1, {r0, r1, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blne 1149f74 <__read_chk@plt+0x10e4ba0> │ │ │ │ + blne 1149f04 <__read_chk@plt+0x10e4b30> │ │ │ │ @ instruction: 0xf7ac1aba │ │ │ │ - andcs lr, r1, ip, lsl sp │ │ │ │ + andcs lr, r1, r4, asr sp │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ svclt 0x00008ff0 │ │ │ │ - mlaeq lr, r8, lr, sp │ │ │ │ - andseq r2, sl, ip, lsl #20 │ │ │ │ - andseq r2, sl, sl, asr #19 │ │ │ │ - andseq fp, r9, r4, lsr fp │ │ │ │ + mlaeq lr, ip, sp, sp │ │ │ │ + andseq r2, sl, r0, lsr #18 │ │ │ │ + @ instruction: 0x001a28de │ │ │ │ + andseq fp, r9, r8, asr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ svcmi 0x002ab082 │ │ │ │ @ instruction: 0x46064615 │ │ │ │ @ instruction: 0x460c447f │ │ │ │ movwls r4, #5642 @ 0x160a │ │ │ │ eorsle r2, r3, r0, lsl #18 │ │ │ │ eorsle r2, r5, r0, lsl #26 │ │ │ │ - blcs d2868 <__read_chk@plt+0x6d494> │ │ │ │ + blcs d27f8 <__read_chk@plt+0x6d424> │ │ │ │ stmdbmi r4!, {r0, r2, r4, r5, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - stc2l 1, cr15, [r4], #-168 @ 0xffffff58 │ │ │ │ + stc2 1, cr15, [ip], {42} @ 0x2a │ │ │ │ @ instruction: 0xf8574b22 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ orrslt r3, fp, r0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ @ instruction: 0xf872f7f6 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ tstlt r2, r1, lsl #20 │ │ │ │ - blls 2e2f08 <__read_chk@plt+0x27db34> │ │ │ │ + blls 2e2e98 <__read_chk@plt+0x27dac4> │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf860f0c9 │ │ │ │ - blle 482710 <__read_chk@plt+0x41d33c> │ │ │ │ + blle 4826a0 <__read_chk@plt+0x41d2cc> │ │ │ │ ldmpl fp!, {r0, r4, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r3, lsr r0 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrbtmi r4, [sl], #-2575 @ 0xfffff5f1 │ │ │ │ bicle r2, r9, r0, lsl #26 │ │ │ │ ldrbtmi r4, [fp], #-2830 @ 0xfffff4f2 │ │ │ │ - blmi 472650 <__read_chk@plt+0x40d27c> │ │ │ │ + blmi 4725e0 <__read_chk@plt+0x40d20c> │ │ │ │ @ instruction: 0xe7c6447b │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ tstppl r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8def10c │ │ │ │ rscle r2, r7, r0, lsl #16 │ │ │ │ ldmpl fp!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ andlt r6, r2, r3, lsr r0 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - ldrsbteq r6, [r6], -ip │ │ │ │ - andseq r2, sl, sl, asr r9 │ │ │ │ + eorseq r6, r6, ip, asr #4 │ │ │ │ + andseq r2, sl, lr, ror #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq sp, sp, r6, lsr #3 │ │ │ │ - andseq r2, sl, lr, ror #17 │ │ │ │ - andseq r2, sl, r8, ror #17 │ │ │ │ + ldrheq sp, [sp], -sl │ │ │ │ + andseq r2, sl, r2, lsl #16 │ │ │ │ + @ instruction: 0x001a27fc │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec0f974 <__read_chk@plt+0xfebaa5a0> │ │ │ │ + bl fec0f904 <__read_chk@plt+0xfebaa530> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 83bf1c <__read_chk@plt+0x7d6b48> │ │ │ │ + bmi 83beac <__read_chk@plt+0x7d6ad8> │ │ │ │ stcvc 5, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ stmdacs r1, {r0, r2, r3, r4, r8, r9, fp, lr} │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrls r6, r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - bmi 76c83c <__read_chk@plt+0x707468> │ │ │ │ + bmi 76c7cc <__read_chk@plt+0x7073f8> │ │ │ │ ldcmi 4, cr4, [sl], {122} @ 0x7a │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r2, [ip], #-513 @ 0xfffffdff │ │ │ │ stcge 4, cr9, [r5], {-0} │ │ │ │ strtmi r9, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf7ac4619 │ │ │ │ - movwcs lr, #2962 @ 0xb92 │ │ │ │ + movwcs lr, #3018 @ 0xbca │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0x46202179 │ │ │ │ andcc pc, r8, #9240576 @ 0x8d0000 │ │ │ │ ldc2 0, cr15, [r0], {39} @ 0x27 │ │ │ │ @ instruction: 0xf1a04a0f │ │ │ │ - blmi 3789b0 <__read_chk@plt+0x3135dc> │ │ │ │ + blmi 378940 <__read_chk@plt+0x31356c> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ stmdbeq r0, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd105 │ │ │ │ ldclt 13, cr7, [r0, #-16] │ │ │ │ ldrbtmi r4, [sl], #-2567 @ 0xfffff5f9 │ │ │ │ @ instruction: 0xf7ace7d3 │ │ │ │ - svclt 0x0000e8e6 │ │ │ │ - eorseq r6, r6, r0, lsl #2 │ │ │ │ + svclt 0x0000e91e │ │ │ │ + eorseq r6, r6, r0, ror r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001bfbf0 │ │ │ │ - mulseq sl, r2, r8 │ │ │ │ - ldrhteq r6, [r6], -r4 │ │ │ │ - eoreq r3, pc, r6, asr r1 @ │ │ │ │ + andseq pc, fp, r4, lsl #22 │ │ │ │ + andseq r2, sl, r6, lsr #15 │ │ │ │ + eorseq r6, r6, r4, lsr #2 │ │ │ │ + eoreq r3, pc, sl, asr r0 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 6, cr15, cr8, cr12, {6} │ │ │ │ stcpl 5, cr15, [fp, #692] @ 0x2b4 │ │ │ │ @@ -85308,23 +85280,23 @@ │ │ │ │ @ instruction: 0xf8d81418 │ │ │ │ @ instruction: 0x46330014 │ │ │ │ andcs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ mrc2 0, 3, pc, cr8, cr9, {5} │ │ │ │ biclt r4, r8, r1, lsl #12 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7ac1f20 │ │ │ │ - @ instruction: 0xf8d8ebe4 │ │ │ │ + @ instruction: 0xf8d8ec1c │ │ │ │ @ instruction: 0xf8843014 │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ ldrsblt r6, [fp, #-139] @ 0xffffff75 │ │ │ │ @ instruction: 0xf003685b │ │ │ │ andls r0, sp, #268435456 @ 0x10000000 │ │ │ │ - bleq ff0f5810 <__read_chk@plt+0xff09043c> │ │ │ │ - beq fe0f5814 <__read_chk@plt+0xfe090440> │ │ │ │ + bleq ff0f57a0 <__read_chk@plt+0xff0903cc> │ │ │ │ + beq fe0f57a4 <__read_chk@plt+0xfe0903d0> │ │ │ │ movteq pc, #963 @ 0x3c3 @ │ │ │ │ and r9, r5, ip, lsl #6 │ │ │ │ andcs r2, r1, #0, 6 │ │ │ │ @ instruction: 0x469b469a │ │ │ │ andcc lr, ip, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf10d4bf1 │ │ │ │ andcs r0, r0, #176, 18 @ 0x2c0000 │ │ │ │ @@ -85340,39 +85312,39 @@ │ │ │ │ stmdb r9, {r8, r9, sp}^ │ │ │ │ andscs r2, r7, #402653184 @ 0x18000000 │ │ │ │ stmdb r9, {r1, r3, r8, r9, sp}^ │ │ │ │ andscs r2, r9, #134217728 @ 0x8000000 │ │ │ │ stmib r9, {r0, r1, r3, r8, r9, sp}^ │ │ │ │ movwcs r2, #49922 @ 0xc302 │ │ │ │ stmib r9, {r1, r4, r9, sp}^ │ │ │ │ - blls 441580 <__read_chk@plt+0x3dc1ac> │ │ │ │ + blls 441510 <__read_chk@plt+0x3dc13c> │ │ │ │ stcvc 8, cr15, [ip], #272 @ 0x110 │ │ │ │ movweq pc, #12307 @ 0x3013 @ │ │ │ │ ldcvc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0409314 │ │ │ │ movwcs r8, #25624 @ 0x6418 │ │ │ │ tstcs r4, r5, lsl #4 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ tsteq r9, sl, lsl r0 │ │ │ │ andseq pc, r8, r9, lsr #3 │ │ │ │ tsteq r2, pc, lsl #12 │ │ │ │ - bl dd1dc <__read_chk@plt+0x77e08> │ │ │ │ + bl dd16c <__read_chk@plt+0x77d98> │ │ │ │ svcls 0x00120907 │ │ │ │ tstls r6, r8, lsl #4 │ │ │ │ - bl c4dc0 <__read_chk@plt+0x5f9ec> │ │ │ │ - bl bb9c0 <__read_chk@plt+0x565ec> │ │ │ │ + bl c4d50 <__read_chk@plt+0x5f97c> │ │ │ │ + bl bb950 <__read_chk@plt+0x5657c> │ │ │ │ stmne r7, {r0, r9, sl, fp} │ │ │ │ ldmmi r2, {r0, r1, r4, ip, pc}^ │ │ │ │ movwne lr, #15108 @ 0x3b04 │ │ │ │ - blvc ff0f4030 <__read_chk@plt+0xff08ec5c> │ │ │ │ + blvc ff0f3fc0 <__read_chk@plt+0xff08ebec> │ │ │ │ andsls r4, r8, r8, ror r4 │ │ │ │ stc 8, cr4, [r9, #828] @ 0x33c │ │ │ │ strtmi r7, [r9], r0, lsl #22 │ │ │ │ andsls r4, r9, r8, ror r4 │ │ │ │ - ldc 8, cr4, [pc, #820] @ b8cfc <__read_chk@plt+0x53928> │ │ │ │ + ldc 8, cr4, [pc, #820] @ b8c8c <__read_chk@plt+0x538b8> │ │ │ │ ldrbtmi r7, [r8], #-3005 @ 0xfffff443 │ │ │ │ stmiami ip, {r1, r2, r3, r4, ip, pc}^ │ │ │ │ andsls r4, pc, r8, ror r4 @ │ │ │ │ andsls sl, r1, fp, asr r8 │ │ │ │ @ instruction: 0xf080980d │ │ │ │ andsls r0, r5, r1 │ │ │ │ andls sl, lr, r7, asr #16 │ │ │ │ @@ -85380,92 +85352,92 @@ │ │ │ │ stmdage r5!, {r6, fp, ip, lr} │ │ │ │ ldmdals r3, {r0, r1, r2, r4, ip, pc} │ │ │ │ @ instruction: 0xf8ce5046 │ │ │ │ stc 0, cr6, [ip, #16] │ │ │ │ addpl r7, r6, r0, lsl #22 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf843607e │ │ │ │ - blls 603d68 <__read_chk@plt+0x59e994> │ │ │ │ + blls 603cf8 <__read_chk@plt+0x59e924> │ │ │ │ svceq 0x0000f1bb │ │ │ │ streq lr, [sl, -r3, asr #20] │ │ │ │ andscc lr, r8, #3620864 @ 0x374000 │ │ │ │ ldrmi fp, [sp], -r8, lsl #30 │ │ │ │ svclt 0x00189b14 │ │ │ │ - blcs ca274 <__read_chk@plt+0x64ea0> │ │ │ │ + blcs ca204 <__read_chk@plt+0x64e30> │ │ │ │ bichi pc, r2, r0, asr #32 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ andshi pc, sl, #0 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d98215 │ │ │ │ @ instruction: 0xf8532004 │ │ │ │ @ instruction: 0xf1290022 │ │ │ │ - blls 4380c8 <__read_chk@plt+0x3d2cf4> │ │ │ │ + blls 438058 <__read_chk@plt+0x3d2c84> │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ - blcs d9298 <__read_chk@plt+0x73ec4> │ │ │ │ + blcs d9228 <__read_chk@plt+0x73e54> │ │ │ │ rsbhi pc, sl, #64 @ 0x40 │ │ │ │ ldrbtmi r4, [fp], #-2988 @ 0xfffff454 │ │ │ │ - blls 3dd698 <__read_chk@plt+0x3782c4> │ │ │ │ + blls 3dd628 <__read_chk@plt+0x378254> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmibmi sl!, {r0, r3, r4, r5, r9, pc} │ │ │ │ mrcls 4, 0, r4, cr14, cr9, {3} │ │ │ │ strls r2, [pc], -r0, lsl #14 │ │ │ │ @ instruction: 0x46324633 │ │ │ │ @ instruction: 0x46b646b4 │ │ │ │ @ instruction: 0x3e09e9cd │ │ │ │ movwls r9, #23312 @ 0x5b10 │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blmi fe97968c <__read_chk@plt+0xfe9142b8> │ │ │ │ + blmi fe97961c <__read_chk@plt+0xfe914248> │ │ │ │ strcs lr, [r7], -sp, asr #19 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ smlabtpl r1, sp, r9, lr │ │ │ │ ldrmi r9, [r9], -lr, lsl #16 │ │ │ │ andsgt pc, r8, sp, asr #17 │ │ │ │ - b 7f694c <__read_chk@plt+0x791578> │ │ │ │ + b 15f68dc <__read_chk@plt+0x1591508> │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ @ instruction: 0xf1bb3c05 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi fe7191f8 <__read_chk@plt+0xfe6b3e24> │ │ │ │ + blmi fe719188 <__read_chk@plt+0xfe6b3db4> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blls 407da4 <__read_chk@plt+0x3a29d0> │ │ │ │ + blls 407d34 <__read_chk@plt+0x3a2960> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blmi fe6591d8 <__read_chk@plt+0xfe5f3e04> │ │ │ │ + blmi fe659168 <__read_chk@plt+0xfe5f3d94> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf1ba3cac │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi fe599110 <__read_chk@plt+0xfe533d3c> │ │ │ │ + blmi fe5990a0 <__read_chk@plt+0xfe533ccc> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blls 747d44 <__read_chk@plt+0x6e2970> │ │ │ │ + blls 747cd4 <__read_chk@plt+0x6e2900> │ │ │ │ vstrle d2, [r7, #-0] │ │ │ │ - blcs df70c <__read_chk@plt+0x7a338> │ │ │ │ + blcs df69c <__read_chk@plt+0x7a2c8> │ │ │ │ @ instruction: 0x81bcf000 │ │ │ │ ldrbtmi r4, [fp], #-2958 @ 0xfffff472 │ │ │ │ stccc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ ldrbtmi r4, [fp], #-2957 @ 0xfffff473 │ │ │ │ @ instruction: 0xf0b96958 │ │ │ │ stmdacs r2, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mrshi pc, SPSR_hyp @ │ │ │ │ ldrbtmi r4, [r8], #-2186 @ 0xfffff776 │ │ │ │ strmi r4, [r2], -r5, lsl #12 │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ - blls 652e6c <__read_chk@plt+0x5eda98> │ │ │ │ + blls 652dfc <__read_chk@plt+0x5eda28> │ │ │ │ stmiane r3!, {r0, r3, r6, r9, lr}^ │ │ │ │ eorseq lr, r4, #1097728 @ 0x10c000 │ │ │ │ ldmdals r1, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ stmdb r3, {r0, r1, r5, r6, r7, fp, ip}^ │ │ │ │ andcs r5, r0, #52, 4 @ 0x40000003 │ │ │ │ strbcs r9, [r0, #-2839]! @ 0xfffff4e9 │ │ │ │ - blls 59d730 <__read_chk@plt+0x53835c> │ │ │ │ - blls 45d72c <__read_chk@plt+0x3f8358> │ │ │ │ + blls 59d6c0 <__read_chk@plt+0x5382ec> │ │ │ │ + blls 45d6bc <__read_chk@plt+0x3f82e8> │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andls r5, r2, #128, 6 │ │ │ │ ldclpl 8, cr15, [ip], {68} @ 0x44 │ │ │ │ - cdp2 1, 9, cr15, cr2, cr12, {1} │ │ │ │ - blcs 8bfc48 <__read_chk@plt+0x85a874> │ │ │ │ + cdp2 1, 3, cr15, cr10, cr12, {1} │ │ │ │ + blcs 8bfbd8 <__read_chk@plt+0x85a804> │ │ │ │ svcge 0x0063f63f │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ andeq r0, r0, sp, ror #3 │ │ │ │ andeq r0, r0, r1, lsl #9 │ │ │ │ @@ -85495,135 +85467,135 @@ │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ @ instruction: 0xfffffebb │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ - b 149f804 <__read_chk@plt+0x143a430> │ │ │ │ + b 149f794 <__read_chk@plt+0x143a3c0> │ │ │ │ ldclmi 2, cr0, [r4, #-552] @ 0xfffffdd8 │ │ │ │ sbceq lr, fp, #2048 @ 0x800 │ │ │ │ ldrbtmi r9, [sp], #-3601 @ 0xfffff1ef │ │ │ │ subeq lr, r3, #2048 @ 0x800 │ │ │ │ ldrtmi r9, [r1], -sp, lsl #22 │ │ │ │ stmdbvs r8!, {r1, r3, r4, sl, lr}^ │ │ │ │ @ instruction: 0xf0b92300 │ │ │ │ @ instruction: 0x4601fd7f │ │ │ │ eorsle r2, r2, r0, lsl #16 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7ac4630 │ │ │ │ - stmdbvs fp!, {r1, r2, r4, r6, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs fp!, {r1, r2, r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp} │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ - blcs d2f80 <__read_chk@plt+0x6dbac> │ │ │ │ + blcs d2f10 <__read_chk@plt+0x6db3c> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr7, cr15, {1} │ │ │ │ @ instruction: 0xf003685b │ │ │ │ andls r0, sp, #268435456 @ 0x10000000 │ │ │ │ - bleq ff0f5b30 <__read_chk@plt+0xff09075c> │ │ │ │ - beq fe0f5b34 <__read_chk@plt+0xfe090760> │ │ │ │ + bleq ff0f5ac0 <__read_chk@plt+0xff0906ec> │ │ │ │ + beq fe0f5ac4 <__read_chk@plt+0xfe0906f0> │ │ │ │ movteq pc, #963 @ 0x3c3 @ │ │ │ │ @ instruction: 0xf082930c │ │ │ │ tstls r5, #67108864 @ 0x4000000 │ │ │ │ - blls 3f27d4 <__read_chk@plt+0x38d400> │ │ │ │ + blls 3f2764 <__read_chk@plt+0x38d390> │ │ │ │ addeq lr, sl, #323584 @ 0x4f000 │ │ │ │ - bl 14c12c <__read_chk@plt+0xe6d58> │ │ │ │ + bl 14c0bc <__read_chk@plt+0xe6ce8> │ │ │ │ cdpls 2, 1, cr0, cr1, cr11, {6} │ │ │ │ - bl 149e3c <__read_chk@plt+0xe4a68> │ │ │ │ - blls 3f9558 <__read_chk@plt+0x394184> │ │ │ │ + bl 149dcc <__read_chk@plt+0xe49f8> │ │ │ │ + blls 3f94e8 <__read_chk@plt+0x394114> │ │ │ │ ldrmi r4, [sl], #-1585 @ 0xfffff9cf │ │ │ │ movwcs r6, #2408 @ 0x968 │ │ │ │ ldc2 0, cr15, [r8], #740 @ 0x2e4 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andcs sp, r7, ip, asr #3 │ │ │ │ - @ instruction: 0xffb2f12e │ │ │ │ - blls 3f27a4 <__read_chk@plt+0x38d3d0> │ │ │ │ + @ instruction: 0xff5af12e │ │ │ │ + blls 3f2734 <__read_chk@plt+0x38d360> │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ strb r9, [sl], ip, lsl #6 │ │ │ │ - beq 134e9c <__read_chk@plt+0xcfac8> │ │ │ │ + beq 134e2c <__read_chk@plt+0xcfa58> │ │ │ │ @ instruction: 0xf08be6c7 │ │ │ │ strb r0, [r4], r1, lsl #22 │ │ │ │ andcs r4, r5, #44, 18 @ 0xb0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0012f7ab │ │ │ │ - bls 80b934 <__read_chk@plt+0x7a6560> │ │ │ │ + svc 0x004af7ab │ │ │ │ + bls 80b8c4 <__read_chk@plt+0x7a64f0> │ │ │ │ ldmpl r3, {r0, r9, sl, lr}^ │ │ │ │ movwls r2, #61956 @ 0xf204 │ │ │ │ @ instruction: 0xf7eb4618 │ │ │ │ - blls 7f6dd8 <__read_chk@plt+0x791a04> │ │ │ │ + blls 7f6d68 <__read_chk@plt+0x791994> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe6aa20f4 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ - eorseq r6, r6, lr, asr #32 │ │ │ │ - eorseq r6, r6, ip, asr #32 │ │ │ │ + ldrhteq r6, [r6], -lr │ │ │ │ + ldrhteq r6, [r6], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, sl, r0, lsr #17 │ │ │ │ - ldrshteq r5, [r6], -r0 │ │ │ │ - eorseq r4, ip, ip, ror #24 │ │ │ │ - eoreq r3, pc, r0, ror r0 @ │ │ │ │ - andseq sl, r9, r6, lsl #24 │ │ │ │ - eoreq r3, pc, r0, lsl r0 @ │ │ │ │ - andseq r1, r9, r2, lsr r9 │ │ │ │ - andseq r2, sl, r2, ror #15 │ │ │ │ - eoreq r2, pc, ip, lsl #31 │ │ │ │ - mulseq sl, r8, r6 │ │ │ │ - eoreq r2, pc, r6, ror pc @ │ │ │ │ - eoreq r2, pc, r0, ror pc @ │ │ │ │ - andseq r2, sl, sl, lsl r6 │ │ │ │ - andseq lr, r9, r4, lsr r5 │ │ │ │ - andseq r2, sl, r2, lsr #13 │ │ │ │ - @ instruction: 0x001a25d8 │ │ │ │ - andseq r2, sl, ip, ror #11 │ │ │ │ - andseq r2, sl, ip, ror #11 │ │ │ │ - @ instruction: 0x001a25f6 │ │ │ │ - eorseq r4, ip, lr, lsr sl │ │ │ │ - eoreq r2, pc, r6, asr #28 │ │ │ │ - eorseq r4, ip, sl, asr #18 │ │ │ │ - eorseq r4, ip, r4, ror #17 │ │ │ │ - andseq r2, sl, r2, asr r5 │ │ │ │ + @ instruction: 0x001a27b4 │ │ │ │ + eorseq r6, r6, r0, rrx │ │ │ │ + ldrsbteq r4, [ip], -ip │ │ │ │ + eoreq r2, pc, r4, ror pc @ │ │ │ │ + andseq sl, r9, sl, lsl fp │ │ │ │ + eoreq r2, pc, r4, lsl pc @ │ │ │ │ + andseq r1, r9, sl, ror r8 │ │ │ │ + @ instruction: 0x001a26f6 │ │ │ │ + mlaeq pc, r0, lr, r2 @ │ │ │ │ + andseq r2, sl, ip, lsr #11 │ │ │ │ + eoreq r2, pc, sl, ror lr @ │ │ │ │ + eoreq r2, pc, r4, ror lr @ │ │ │ │ + andseq r2, sl, lr, lsr #10 │ │ │ │ + andseq lr, r9, r8, asr #8 │ │ │ │ + @ instruction: 0x001a25b6 │ │ │ │ + andseq r2, sl, ip, ror #9 │ │ │ │ + andseq r2, sl, r0, lsl #10 │ │ │ │ + andseq r2, sl, r0, lsl #10 │ │ │ │ + andseq r2, sl, sl, lsl #10 │ │ │ │ + eorseq r4, ip, lr, lsr #21 │ │ │ │ + eoreq r2, pc, sl, asr #26 │ │ │ │ + ldrhteq r4, [ip], -sl │ │ │ │ + eorseq r4, ip, r4, asr r9 │ │ │ │ + andseq r2, sl, r6, ror #8 │ │ │ │ andeq r1, r0, r0, lsl #7 │ │ │ │ stccc 8, cr15, [r4], {20} │ │ │ │ strbmi r4, [sp], -r7, lsl #12 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8152 │ │ │ │ ldrbtmi r0, [r8], #-1844 @ 0xfffff8cc │ │ │ │ cdp2 0, 10, cr15, cr14, cr6, {6} │ │ │ │ - blls 7c2954 <__read_chk@plt+0x75d580> │ │ │ │ + blls 7c28e4 <__read_chk@plt+0x75d510> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ - blls 5c1138 <__read_chk@plt+0x55bd64> │ │ │ │ + blls 5c10c8 <__read_chk@plt+0x55bcf4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strtmi sl, [r8], -ip, lsl #27 │ │ │ │ @ instruction: 0xff84f0ff │ │ │ │ @ instruction: 0xf8dfe587 │ │ │ │ andcs r1, r5, #8, 14 @ 0x200000 │ │ │ │ strbmi r2, [sp], -r0 │ │ │ │ @ instruction: 0xf7ab4479 │ │ │ │ - andcs lr, r4, #148, 28 @ 0x940 │ │ │ │ + andcs lr, r4, #204, 28 @ 0xcc0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf04a2005 │ │ │ │ @ instruction: 0xe7ddfd75 │ │ │ │ usateq pc, #12, pc, asr #17 @ │ │ │ │ usatpl pc, #12, pc, asr #17 @ │ │ │ │ usatcs pc, #12, pc, asr #17 @ │ │ │ │ ldrbtmi r4, [sp], #-1144 @ 0xfffffb88 │ │ │ │ sxtab r4, fp, sl, ror #8 │ │ │ │ cmnle r1, r0, lsl #30 │ │ │ │ movwlt r9, #47884 @ 0xbb0c │ │ │ │ - blcs df9e8 <__read_chk@plt+0x7a614> │ │ │ │ + blcs df978 <__read_chk@plt+0x7a5a4> │ │ │ │ rscshi pc, lr, r0, asr #32 │ │ │ │ @ instruction: 0x26d4f8df │ │ │ │ @ instruction: 0x36d4f8df │ │ │ │ @ instruction: 0x4694447a │ │ │ │ ldrbtmi r4, [fp], #-1558 @ 0xfffff9ea │ │ │ │ @ instruction: 0xf8df9310 │ │ │ │ @ instruction: 0xf8df16cc │ │ │ │ @@ -85632,54 +85604,54 @@ │ │ │ │ @ instruction: 0xe6c8f8df │ │ │ │ tstls pc, fp, ror r4 @ │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ ldrbtmi r1, [lr], #1732 @ 0x6c4 │ │ │ │ @ instruction: 0xe6414479 │ │ │ │ ssatcc pc, #29, pc, asr #17 @ │ │ │ │ @ instruction: 0xe66c447b │ │ │ │ - blcs dfa2c <__read_chk@plt+0x7a658> │ │ │ │ + blcs df9bc <__read_chk@plt+0x7a5e8> │ │ │ │ sbcshi pc, r1, r0 │ │ │ │ ssatcc pc, #17, pc, asr #17 @ │ │ │ │ stmdals lr, {r0, r9, sp} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r0, r3, r8, r9, ip, sp}^ │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, ip, sp}^ │ │ │ │ stmib sp, {r0, r2, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf8df3303 │ │ │ │ strls r3, [r1, #-1692] @ 0xfffff964 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ @ instruction: 0x3694f8df │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - ldmda r2, {r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm sl, {r2, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8049b0c │ │ │ │ @ instruction: 0xf1bb3c05 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df81d0 │ │ │ │ ldrbtmi r3, [fp], #-1660 @ 0xfffff984 │ │ │ │ ldccc 8, cr15, [ip], #272 @ 0x110 │ │ │ │ @ instruction: 0x3674f8df │ │ │ │ @ instruction: 0xe636447b │ │ │ │ @ instruction: 0x3670f8df │ │ │ │ @ instruction: 0xe62a447b │ │ │ │ @ instruction: 0x366cf8df │ │ │ │ @ instruction: 0xe641447b │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx fe47530e <__read_chk@plt+0xfe40ff3a> │ │ │ │ + blx fe47529e <__read_chk@plt+0xfe40feca> │ │ │ │ svccs 0x00009b0d │ │ │ │ stclge 4, cr15, [sp, #252]! @ 0xfc │ │ │ │ eorsle r2, r9, r0, lsl #22 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0x83bbf000 │ │ │ │ @ instruction: 0x364cf8df │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ ldrbtmi r2, [fp], #-1612 @ 0xfffff9b4 │ │ │ │ ldrbtmi r9, [sl], #-784 @ 0xfffffcf0 │ │ │ │ mlas sl, ip, r6, r4 │ │ │ │ - blcs dfac8 <__read_chk@plt+0x7a6f4> │ │ │ │ + blcs dfa58 <__read_chk@plt+0x7a684> │ │ │ │ svcls 0x000cd04b │ │ │ │ svceq 0x0000f1ba │ │ │ │ addshi pc, r8, r0 │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ @ instruction: 0xf8df81cc │ │ │ │ @ instruction: 0xf8df362c │ │ │ │ @ instruction: 0xf8df262c │ │ │ │ @@ -85700,27 +85672,27 @@ │ │ │ │ svceq 0x0000f1ba │ │ │ │ cmnphi sl, #0 @ p-variant is OBSOLETE │ │ │ │ ldrbcs pc, [r8, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8df4657 │ │ │ │ @ instruction: 0xf8dfc5f8 │ │ │ │ ldrbtmi r3, [sl], #-1528 @ 0xfffffa08 │ │ │ │ ldrbtmi r4, [fp], #-1276 @ 0xfffffb04 │ │ │ │ - blls 3ddb48 <__read_chk@plt+0x378774> │ │ │ │ + blls 3ddad8 <__read_chk@plt+0x378704> │ │ │ │ @ instruction: 0xf8dfbb53 │ │ │ │ ldrbtmi r1, [r9], #-1516 @ 0xfffffa14 │ │ │ │ strbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ strb pc, [r8, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r9, [fp], #-3615 @ 0xfffff1e1 │ │ │ │ movwls r4, #62718 @ 0xf4fe │ │ │ │ str r4, [r5, #1587]! @ 0x633 │ │ │ │ ldrbcc pc, [ip, #2271] @ 0x8df @ │ │ │ │ tstls r0, #2063597568 @ 0x7b000000 │ │ │ │ - blls 3f257c <__read_chk@plt+0x38d1a8> │ │ │ │ + blls 3f250c <__read_chk@plt+0x38d138> │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blcs ecfc4 <__read_chk@plt+0x87bf0> │ │ │ │ + blcs ecf54 <__read_chk@plt+0x87b80> │ │ │ │ msrhi SPSR_s, r0, asr #32 │ │ │ │ strbcs pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8df4657 │ │ │ │ @ instruction: 0xf8df35c8 │ │ │ │ ldrbtmi r0, [sl], #-1480 @ 0xfffffa38 │ │ │ │ strbne pc, [r4, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ @@ -85730,15 +85702,15 @@ │ │ │ │ ldrne pc, [r8, #2271]! @ 0x8df │ │ │ │ ldrcc pc, [r8, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @ instruction: 0x910fe5b8 │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ ldrbtmi r1, [lr], #1460 @ 0x5b4 │ │ │ │ ldrbtmi r4, [r9], #-1566 @ 0xfffff9e2 │ │ │ │ - blcs f2560 <__read_chk@plt+0x8d18c> │ │ │ │ + blcs f24f0 <__read_chk@plt+0x8d11c> │ │ │ │ cmpphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ strcs pc, [r4, #2271]! @ 0x8df │ │ │ │ strcc pc, [r4, #2271]! @ 0x8df │ │ │ │ strne pc, [r4, #2271]! @ 0x8df │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ ldrbtmi r4, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ tstls r0, #148, 12 @ 0x9400000 │ │ │ │ @@ -85758,66 +85730,66 @@ │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ @ instruction: 0xf8df812c │ │ │ │ @ instruction: 0xf8df2570 │ │ │ │ ldrbtmi r1, [sl], #-1392 @ 0xfffffa90 │ │ │ │ ldrbtmi r9, [r9], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0x46944610 │ │ │ │ @ instruction: 0xf8dfe792 │ │ │ │ - b 1486580 <__read_chk@plt+0x14211ac> │ │ │ │ + b 1486510 <__read_chk@plt+0x142113c> │ │ │ │ cdpls 2, 0, cr0, cr13, cr10, {4} │ │ │ │ sbceq lr, fp, #2048 @ 0x800 │ │ │ │ ldmdbls r1, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blls 3d3560 <__read_chk@plt+0x36e18c> │ │ │ │ + blls 3d34f0 <__read_chk@plt+0x36e11c> │ │ │ │ subeq lr, r3, #2048 @ 0x800 │ │ │ │ ldrtmi r2, [r2], #-768 @ 0xfffffd00 │ │ │ │ - blx fe5752f2 <__read_chk@plt+0xfe50ff1e> │ │ │ │ + blx fe575282 <__read_chk@plt+0xfe50feae> │ │ │ │ orrcs lr, fp, #323584 @ 0x4f000 │ │ │ │ tstpeq r9, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ ldclcc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blls 3d9488 <__read_chk@plt+0x3740b4> │ │ │ │ + blls 3d9418 <__read_chk@plt+0x374044> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccs 1, cr8, [r0, #-948] @ 0xfffffc4c │ │ │ │ mrshi pc, (UNDEF: 66) @ │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0x463e813d │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf086606a │ │ │ │ @ instruction: 0xf8d30201 │ │ │ │ @ instruction: 0xf1b99000 │ │ │ │ svclt 0x00d40f00 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ - bcs b9858 <__read_chk@plt+0x54484> │ │ │ │ + bcs b97e8 <__read_chk@plt+0x54414> │ │ │ │ addhi pc, r9, r0 │ │ │ │ @ instruction: 0xf8dfab24 │ │ │ │ movwls r2, #58616 @ 0xe4f8 │ │ │ │ ldrls sl, [r3, -r1, lsr #22] │ │ │ │ stmib sp, {r5, r7, r9, sl, lr}^ │ │ │ │ ldrbtmi fp, [sl], #-789 @ 0xfffffceb │ │ │ │ @ instruction: 0x46579710 │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrsbtge pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ - bge 8dd8d8 <__read_chk@plt+0x878504> │ │ │ │ + bge 8dd868 <__read_chk@plt+0x878494> │ │ │ │ stmdbvs r9!, {r0, r1, r2, r3, r9, ip, pc} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - bvs ba5530 <__read_chk@plt+0xb4015c> │ │ │ │ + bvs ba54c0 <__read_chk@plt+0xb400ec> │ │ │ │ svclt 0x00b4454b │ │ │ │ @ instruction: 0xf8512100 │ │ │ │ - bls 47d13c <__read_chk@plt+0x417d68> │ │ │ │ + bls 47d0cc <__read_chk@plt+0x417cf8> │ │ │ │ cdp2 1, 5, cr15, cr4, cr10, {0} │ │ │ │ @ instruction: 0x46069b1b │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbvs ip!, {r0, r1, r4, r5, r8, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bvs b99710 <__read_chk@plt+0xb3433c> │ │ │ │ + bvs b996a0 <__read_chk@plt+0xb342cc> │ │ │ │ vmls.f d4, d0, d3[2] │ │ │ │ - bls 3d952c <__read_chk@plt+0x374158> │ │ │ │ + bls 3d94bc <__read_chk@plt+0x3740e8> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ svccs 0x00008148 │ │ │ │ cmnphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdacs r0, {r0, r2, r4, fp, ip, pc} │ │ │ │ teqphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ ldrsbteq pc, [ip], r2 @ │ │ │ │ @@ -85837,103 +85809,103 @@ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x46189312 │ │ │ │ mrc2 0, 0, pc, cr10, cr14, {4} │ │ │ │ @ instruction: 0x46049e10 │ │ │ │ ldmdbls r7, {r5, r6, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ab2601 │ │ │ │ - andcs lr, r3, #49664 @ 0xc200 │ │ │ │ + andcs lr, r3, #64000 @ 0xfa00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ @ instruction: 0xf8b0f109 │ │ │ │ - blcs dfd6c <__read_chk@plt+0x7a998> │ │ │ │ + blcs dfcfc <__read_chk@plt+0x7a928> │ │ │ │ msrhi CPSR_fx, r0, asr #32 │ │ │ │ stmiavs sl!, {r0, r1, r3, r5, r6, fp, sp, lr} │ │ │ │ addsmi r3, r3, #67108864 @ 0x4000000 │ │ │ │ stmdavs sl!, {r0, r2, r3, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf852606b │ │ │ │ @ instruction: 0xf1b99023 │ │ │ │ svclt 0x00d40f00 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ svclt 0x00182e00 │ │ │ │ - blcs c1d64 <__read_chk@plt+0x5c990> │ │ │ │ + blcs c1cf4 <__read_chk@plt+0x5c920> │ │ │ │ svcls 0x0010d18b │ │ │ │ stmdbls sp, {r2, r6, r9, sl, lr} │ │ │ │ - blls 7e7694 <__read_chk@plt+0x7822c0> │ │ │ │ + blls 7e7624 <__read_chk@plt+0x782250> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vqadd.u32 q9, , q10 │ │ │ │ @ instruction: 0xf8831286 │ │ │ │ - blls 3c1554 <__read_chk@plt+0x35c180> │ │ │ │ + blls 3c14e4 <__read_chk@plt+0x35c110> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr4, {5} │ │ │ │ addshi pc, r0, r0 │ │ │ │ andcs r4, r5, #3981312 @ 0x3cc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r8], {171} @ 0xab │ │ │ │ + stcl 7, cr15, [r0], {171} @ 0xab │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx 1b752d2 <__read_chk@plt+0x1b0fefe> │ │ │ │ - blls 7b28f8 <__read_chk@plt+0x74d524> │ │ │ │ + blx 1b75262 <__read_chk@plt+0x1b0fe8e> │ │ │ │ + blls 7b2888 <__read_chk@plt+0x74d4b4> │ │ │ │ @ instruction: 0xf8d34629 │ │ │ │ @ instruction: 0xf0ff00bc │ │ │ │ stmdacs r0, {r0, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blge 19f62b8 <__read_chk@plt+0x1990ee4> │ │ │ │ - blvc fec3483c <__read_chk@plt+0xfebcf468> │ │ │ │ - blmi ffac11d4 <__read_chk@plt+0xffa5be00> │ │ │ │ + blge 19f6248 <__read_chk@plt+0x1990e74> │ │ │ │ + blvc fec347cc <__read_chk@plt+0xfebcf3f8> │ │ │ │ + blmi ffac1164 <__read_chk@plt+0xffa5bd90> │ │ │ │ tstcs r5, r6, lsl #4 │ │ │ │ stcvc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ andsls r4, sl, fp, ror r4 │ │ │ │ ldccc 8, cr15, [r0], {68} @ 0x44 │ │ │ │ stc 3, cr2, [r9, #28] │ │ │ │ @ instruction: 0xf7ff7b0a │ │ │ │ - blmi ff968130 <__read_chk@plt+0xff902d5c> │ │ │ │ + blmi ff9680c0 <__read_chk@plt+0xff902cec> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blmi ff9084d8 <__read_chk@plt+0xff8a3104> │ │ │ │ + blmi ff908468 <__read_chk@plt+0xff8a3094> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blmi ff8c84a0 <__read_chk@plt+0xff8630cc> │ │ │ │ + blmi ff8c8430 <__read_chk@plt+0xff86305c> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blls 748468 <__read_chk@plt+0x6e3094> │ │ │ │ + blls 7483f8 <__read_chk@plt+0x6e3024> │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ - blmi ff8243d4 <__read_chk@plt+0xff7bf000> │ │ │ │ - strbt r4, [pc], #-1147 @ b9204 <__read_chk@plt+0x53e30> │ │ │ │ + blmi ff824364 <__read_chk@plt+0xff7bef90> │ │ │ │ + strbt r4, [pc], #-1147 @ b9194 <__read_chk@plt+0x53dc0> │ │ │ │ cmnpgt r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ - blmi ff80bd7c <__read_chk@plt+0xff7a69a8> │ │ │ │ + blmi ff80bd0c <__read_chk@plt+0xff7a6938> │ │ │ │ svcls 0x000c44fc │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ tstls r0, #106954752 @ 0x6600000 │ │ │ │ - bmi ff772978 <__read_chk@plt+0xff70d5a4> │ │ │ │ + bmi ff772908 <__read_chk@plt+0xff70d534> │ │ │ │ vmovmi.u8 r4, d27[2] │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ ldrbtmi r9, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ tstls r0, #148, 12 @ 0x9400000 │ │ │ │ - bmi ff6f2964 <__read_chk@plt+0xff68d590> │ │ │ │ + bmi ff6f28f4 <__read_chk@plt+0xff68d520> │ │ │ │ mrcmi 6, 6, r4, cr8, cr7, {2} │ │ │ │ andsls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0x4694447e │ │ │ │ - blmi ff672954 <__read_chk@plt+0xff60d580> │ │ │ │ - bmi ff642e44 <__read_chk@plt+0xff5dda70> │ │ │ │ + blmi ff6728e4 <__read_chk@plt+0xff60d510> │ │ │ │ + bmi ff642dd4 <__read_chk@plt+0xff5dda00> │ │ │ │ ldrbtmi r4, [fp], #-3798 @ 0xfffff12a │ │ │ │ @ instruction: 0x469c447a │ │ │ │ tstls r0, #2113929216 @ 0x7e000000 │ │ │ │ @ instruction: 0xf12fe5bb │ │ │ │ - blmi ff5b78ec <__read_chk@plt+0xff552518> │ │ │ │ + blmi ff5b771c <__read_chk@plt+0xff552348> │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ab6818 │ │ │ │ - @ instruction: 0xf12eef46 │ │ │ │ - blls 7f8504 <__read_chk@plt+0x793130> │ │ │ │ + @ instruction: 0xf12eef7e │ │ │ │ + blls 7f8334 <__read_chk@plt+0x792f60> │ │ │ │ @ instruction: 0xf854681a │ │ │ │ @ instruction: 0xf5023cdc │ │ │ │ @ instruction: 0xf0435240 │ │ │ │ @ instruction: 0xf8440340 │ │ │ │ @ instruction: 0xf8923cdc │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf0430360 │ │ │ │ @ instruction: 0xf8820360 │ │ │ │ - blls 3c565c <__read_chk@plt+0x360288> │ │ │ │ + blls 3c55ec <__read_chk@plt+0x360218> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccs 0, cr8, [r0, #-732] @ 0xfffffd24 │ │ │ │ orrshi pc, sp, r0 │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ @ instruction: 0xf73f2b00 │ │ │ │ @ instruction: 0xf892aeca │ │ │ │ stmdbls sp, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ @@ -85942,58 +85914,58 @@ │ │ │ │ stclmi 8, cr15, [r8], #336 @ 0x150 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmibmi fp!, {r4, r6, r7, pc} │ │ │ │ movwcs r4, #5664 @ 0x1620 │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ cdp2 0, 1, cr15, cr14, cr2, {1} │ │ │ │ @ instruction: 0xf130a822 │ │ │ │ - @ instruction: 0x2701fcb5 │ │ │ │ - blge 9f27d0 <__read_chk@plt+0x98d3fc> │ │ │ │ - blmi fee1df10 <__read_chk@plt+0xfedb8b3c> │ │ │ │ + smusdcs r1, sp, ip │ │ │ │ + blge 9f2760 <__read_chk@plt+0x98d38c> │ │ │ │ + blmi fee1dea0 <__read_chk@plt+0xfedb8acc> │ │ │ │ stmdbls lr, {r0, r2, r3, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf1a158d3 │ │ │ │ movwls r0, #49164 @ 0xc00c │ │ │ │ @ instruction: 0xf126461a │ │ │ │ ldrdcc pc, [r1], -sp │ │ │ │ svcge 0x004df47f │ │ │ │ @ instruction: 0xf854e74e │ │ │ │ stmdbcs r0, {r0, r3, r5, ip} │ │ │ │ - bvs fe1b0724 <__read_chk@plt+0xfe14b350> │ │ │ │ + bvs fe1b06b4 <__read_chk@plt+0xfe14b2e0> │ │ │ │ movwle r4, #29323 @ 0x728b │ │ │ │ - ldc2l 1, cr15, [r0, #-244]! @ 0xffffff0c │ │ │ │ + ldc2 1, cr15, [r8, #-244] @ 0xffffff0c │ │ │ │ tstlt r8, r4, lsl #12 │ │ │ │ @ instruction: 0x305ef990 │ │ │ │ - blle c3f10 <__read_chk@plt+0x5eb3c> │ │ │ │ - blls 3c2314 <__read_chk@plt+0x35cf40> │ │ │ │ + blle c3ea0 <__read_chk@plt+0x5eacc> │ │ │ │ + blls 3c22a4 <__read_chk@plt+0x35ced0> │ │ │ │ svccs 0x0000b9f3 │ │ │ │ - blls 62d868 <__read_chk@plt+0x5c8494> │ │ │ │ - blcs d37d0 <__read_chk@plt+0x6e3fc> │ │ │ │ + blls 62d7f8 <__read_chk@plt+0x5c8424> │ │ │ │ + blcs d3760 <__read_chk@plt+0x6e38c> │ │ │ │ stccs 1, cr13, [r0], {69} @ 0x45 │ │ │ │ addshi pc, r7, r0 │ │ │ │ strbmi r6, [fp, #-2603] @ 0xfffff5d5 │ │ │ │ addshi pc, r3, r0, asr #5 │ │ │ │ eoreq pc, r9, r4, asr r8 @ │ │ │ │ stclcc 8, cr15, [r4], #352 @ 0x160 │ │ │ │ movwls r4, #5681 @ 0x1631 │ │ │ │ movwls r2, #778 @ 0x30a │ │ │ │ @ instruction: 0xf8582300 │ │ │ │ @ instruction: 0xf0dc2cf0 │ │ │ │ - blx fecf8168 <__read_chk@plt+0xfec92d94> │ │ │ │ + blx fecf80f8 <__read_chk@plt+0xfec92d24> │ │ │ │ ldmdbeq r6!, {r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strcs lr, [r0], #-1778 @ 0xfffff90e │ │ │ │ ldclcs 8, cr15, [ip], {88} @ 0x58 │ │ │ │ @ instruction: 0x06539811 │ │ │ │ tstcs r0, lr, asr #30 │ │ │ │ @ instruction: 0xf1a39b0e │ │ │ │ - blls 439788 <__read_chk@plt+0x3d43b4> │ │ │ │ + blls 439718 <__read_chk@plt+0x3d4344> │ │ │ │ @ instruction: 0xf0233b04 │ │ │ │ @ instruction: 0xf848fb95 │ │ │ │ stmdacs r0, {r2, r3, r5, r6, r7, sl, fp} │ │ │ │ svccs 0x0000d032 │ │ │ │ - blls 5ad6b8 <__read_chk@plt+0x5482e4> │ │ │ │ + blls 5ad648 <__read_chk@plt+0x548274> │ │ │ │ @ instruction: 0xf8584621 │ │ │ │ ldrtmi r2, [r0], -r4, ror #25 │ │ │ │ strcc r4, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ @ instruction: 0xf8a6f7fe │ │ │ │ teqle r5, r0, lsl #16 │ │ │ │ ldrls r4, [r3], #-1598 @ 0xfffff9c2 │ │ │ │ stmdbls lr, {r0, r2, r7, r8, r9, fp, lr} │ │ │ │ @@ -86003,205 +85975,205 @@ │ │ │ │ andcc pc, r1, pc, ror r8 @ │ │ │ │ strcc fp, [r1], -r8, lsl #30 │ │ │ │ @ instruction: 0xf8dbe6c8 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ stccs 0, cr0, [r0], {188} @ 0xbc │ │ │ │ mrcge 4, 4, APSR_nzcv, cr3, cr15, {1} │ │ │ │ str r6, [fp], fp, lsr #20 │ │ │ │ - blls 5a03f4 <__read_chk@plt+0x53b020> │ │ │ │ + blls 5a0384 <__read_chk@plt+0x53afb0> │ │ │ │ @ instruction: 0xf8584621 │ │ │ │ ldrtmi r2, [r0], -r4, ror #25 │ │ │ │ strcc r4, [r1], #-1564 @ 0xfffff9e4 │ │ │ │ @ instruction: 0xf882f7fe │ │ │ │ @ instruction: 0x2601b990 │ │ │ │ ssat r9, #18, r3, lsl #8 │ │ │ │ ldrb r2, [r9, r1, lsl #12] │ │ │ │ - blcs e0014 <__read_chk@plt+0x7ac40> │ │ │ │ + blcs dffa4 <__read_chk@plt+0x7abd0> │ │ │ │ svccs 0x0000d1b6 │ │ │ │ ldmdals r5, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ adcle r2, r1, r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d34639 │ │ │ │ @ instruction: 0xe67300bc │ │ │ │ usada8 ip, r3, r4, r9 │ │ │ │ ldclcs 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0x06519811 │ │ │ │ - blge 9e9160 <__read_chk@plt+0x983d8c> │ │ │ │ + blge 9e90f0 <__read_chk@plt+0x983d1c> │ │ │ │ movwls sl, #60196 @ 0xeb24 │ │ │ │ svclt 0x0054930e │ │ │ │ tstcs r0, r2, lsr #18 │ │ │ │ - blcc 1e0054 <__read_chk@plt+0x17ac80> │ │ │ │ - blx ff54ae <__read_chk@plt+0xf900da> │ │ │ │ + blcc 1dffe4 <__read_chk@plt+0x17ac10> │ │ │ │ + blx ff543e <__read_chk@plt+0xf9006a> │ │ │ │ @ instruction: 0xf680fab0 │ │ │ │ stcleq 8, cr15, [ip], #272 @ 0x110 │ │ │ │ @ instruction: 0x2d000976 │ │ │ │ sbchi pc, r2, r0 │ │ │ │ - blcs d36e0 <__read_chk@plt+0x6e30c> │ │ │ │ + blcs d3670 <__read_chk@plt+0x6e29c> │ │ │ │ mcrge 7, 0, pc, cr0, cr15, {1} @ │ │ │ │ stmdbcs r0, {r0, r2, r3, r8, fp, ip, pc} │ │ │ │ svcge 0x004bf47f │ │ │ │ ldmdavs fp, {r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ addne pc, r6, #-2080374783 @ 0x84000001 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdals r5, {r0, r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbmi r5, {r2, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7ab4479 │ │ │ │ - strtmi lr, [r1], -r4, lsr #22 │ │ │ │ + @ instruction: 0x4621eb5c │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf04a2004 │ │ │ │ str pc, [ip, -r5, lsl #20]! │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ - andseq r2, sl, sl, ror r4 │ │ │ │ - @ instruction: 0x001a23d0 │ │ │ │ - andseq r1, r9, r4, lsl #9 │ │ │ │ - andseq r1, r9, r6, lsl #9 │ │ │ │ - andseq r1, r9, ip, lsl #9 │ │ │ │ - eoreq r2, pc, r0, lsl #23 │ │ │ │ - andseq r2, sl, r6, lsr #5 │ │ │ │ - ldrdeq lr, [lr], -r2 @ │ │ │ │ - mulseq sl, ip, r2 │ │ │ │ - eoreq r2, pc, r0, ror #22 │ │ │ │ - andseq r5, pc, r2, lsl #17 │ │ │ │ - mulseq fp, ip, r5 │ │ │ │ - @ instruction: 0x001a22d8 │ │ │ │ - eoreq r2, pc, ip, lsr fp @ │ │ │ │ - andseq pc, fp, r8, ror #10 │ │ │ │ - andseq r2, sl, r4, lsl #6 │ │ │ │ - andseq r2, sl, lr, asr #4 │ │ │ │ - andseq r2, sl, r0, asr r2 │ │ │ │ - andseq r2, sl, ip, lsr r2 │ │ │ │ - andseq r2, sl, ip, lsl #5 │ │ │ │ - strhteq r2, [pc], -sl │ │ │ │ - @ instruction: 0x001a21d6 │ │ │ │ - eoreq r2, pc, lr, lsl #21 │ │ │ │ - andseq r2, sl, ip, lsr #3 │ │ │ │ - andseq pc, fp, ip, asr #9 │ │ │ │ - andseq r2, sl, r4, lsr r2 │ │ │ │ - eoreq r2, pc, r8, ror #20 │ │ │ │ - ldrheq lr, [r9], -r8 │ │ │ │ + andseq r2, sl, lr, lsl #7 │ │ │ │ + andseq r2, sl, r4, ror #5 │ │ │ │ + andseq r1, r9, ip, asr #7 │ │ │ │ + andseq r1, r9, lr, asr #7 │ │ │ │ + @ instruction: 0x001913d4 │ │ │ │ + eoreq r2, pc, r4, lsl #21 │ │ │ │ + @ instruction: 0x001a21ba │ │ │ │ + ldrdeq lr, [lr], -r6 @ │ │ │ │ + @ instruction: 0x001a21b0 │ │ │ │ + eoreq r2, pc, r4, ror #20 │ │ │ │ + mulseq pc, r6, r7 @ │ │ │ │ + @ instruction: 0x001bf4b0 │ │ │ │ + andseq r2, sl, ip, ror #3 │ │ │ │ + eoreq r2, pc, r0, asr #20 │ │ │ │ + andseq pc, fp, ip, ror r4 @ │ │ │ │ + andseq r2, sl, r8, lsl r2 │ │ │ │ andseq r2, sl, r2, ror #2 │ │ │ │ - eoreq sp, fp, r8, ror r3 │ │ │ │ - andseq r2, sl, sl, ror #2 │ │ │ │ - andseq lr, r9, r6, lsl #1 │ │ │ │ - eoreq lr, lr, sl, lsl #27 │ │ │ │ - andseq r5, pc, ip, asr #14 │ │ │ │ - eoreq r2, pc, r8, lsl sl @ │ │ │ │ - andseq r2, sl, r6, lsl r1 │ │ │ │ - andseq r2, sl, ip, lsl r1 │ │ │ │ - eoreq r2, pc, sl, ror #19 │ │ │ │ - andseq pc, fp, ip, lsr #8 │ │ │ │ - eoreq sp, fp, ip, lsl r3 │ │ │ │ - eoreq lr, lr, ip, lsr sp │ │ │ │ - ldrdeq r2, [pc], -r0 @ │ │ │ │ - @ instruction: 0x001f56f2 │ │ │ │ - andseq lr, r9, sl, lsl r0 │ │ │ │ - strhteq r2, [pc], -r0 │ │ │ │ - ldrsbeq r2, [sl], -sl │ │ │ │ - andseq pc, fp, lr, ror #7 │ │ │ │ - andseq r2, sl, r2, asr #1 │ │ │ │ - mlaeq pc, r4, r9, r2 @ │ │ │ │ - @ instruction: 0x001bf3d4 │ │ │ │ - eoreq r2, pc, r8, lsl #19 │ │ │ │ - eoreq r2, pc, r2, ror #18 │ │ │ │ - andseq pc, fp, r2, lsr #7 │ │ │ │ - eorseq r4, ip, r0, lsr r5 │ │ │ │ - andseq r2, sl, r6, lsl #2 │ │ │ │ + andseq r2, sl, r4, ror #2 │ │ │ │ + andseq r2, sl, r0, asr r1 │ │ │ │ + andseq r2, sl, r0, lsr #3 │ │ │ │ + strhteq r2, [pc], -lr │ │ │ │ + andseq r2, sl, sl, ror #1 │ │ │ │ + mlaeq pc, r2, r9, r2 @ │ │ │ │ + andseq r2, sl, r0, asr #1 │ │ │ │ + andseq pc, fp, r0, ror #7 │ │ │ │ + andseq r2, sl, r8, asr #2 │ │ │ │ + eoreq r2, pc, ip, ror #18 │ │ │ │ + andseq sp, r9, ip, asr #31 │ │ │ │ + andseq r2, sl, r6, ror r0 │ │ │ │ + eoreq sp, fp, ip, lsl #5 │ │ │ │ + andseq r2, sl, lr, ror r0 │ │ │ │ + mulseq r9, sl, pc @ │ │ │ │ + eoreq lr, lr, lr, lsl #25 │ │ │ │ + andseq r5, pc, r0, ror #12 │ │ │ │ + eoreq r2, pc, ip, lsl r9 @ │ │ │ │ + andseq r2, sl, sl, lsr #32 │ │ │ │ + andseq r2, sl, r0, lsr r0 │ │ │ │ + eoreq r2, pc, lr, ror #17 │ │ │ │ + andseq pc, fp, r0, asr #6 │ │ │ │ + eoreq sp, fp, r0, lsr r2 │ │ │ │ + eoreq lr, lr, r0, asr #24 │ │ │ │ + ldrdeq r2, [pc], -r4 @ │ │ │ │ + andseq r5, pc, r6, lsl #12 │ │ │ │ + andseq sp, r9, lr, lsr #30 │ │ │ │ + strhteq r2, [pc], -r4 │ │ │ │ + andseq r1, sl, lr, ror #31 │ │ │ │ + andseq pc, fp, r2, lsl #6 │ │ │ │ + @ instruction: 0x001a1fd6 │ │ │ │ + mlaeq pc, r8, r8, r2 @ │ │ │ │ + andseq pc, fp, r8, ror #5 │ │ │ │ + eoreq r2, pc, ip, lsl #17 │ │ │ │ + eoreq r2, pc, r6, ror #16 │ │ │ │ + @ instruction: 0x001bf2b6 │ │ │ │ + eorseq r4, ip, r0, lsr #11 │ │ │ │ + andseq r2, sl, sl, lsl r0 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - andseq r1, sl, lr, ror #31 │ │ │ │ - andseq r5, r9, r8, lsr #3 │ │ │ │ - andseq r1, sl, r4, lsr #29 │ │ │ │ - @ instruction: 0x001a1eb4 │ │ │ │ - @ instruction: 0x001a1ed8 │ │ │ │ - andseq r1, sl, r8, ror #29 │ │ │ │ - eoreq sp, fp, ip, rrx │ │ │ │ - andseq r1, sl, r0, asr lr │ │ │ │ - andseq r1, sl, sl, asr lr │ │ │ │ - eoreq r2, pc, r0, lsr #14 │ │ │ │ - andseq r1, sl, sl, asr #28 │ │ │ │ - eoreq sp, fp, r2, asr r0 │ │ │ │ - eoreq r2, pc, ip, lsl #14 │ │ │ │ - eoreq sp, fp, r0, asr #32 │ │ │ │ - strdeq r2, [pc], -sl @ │ │ │ │ - andseq r1, sl, r8, lsl lr │ │ │ │ - eoreq sp, fp, ip, lsr #32 │ │ │ │ + andseq r1, sl, r2, lsl #30 │ │ │ │ + ldrsheq r5, [r9], -r0 │ │ │ │ + @ instruction: 0x001a1db8 │ │ │ │ + andseq r1, sl, r8, asr #27 │ │ │ │ + andseq r1, sl, ip, ror #27 │ │ │ │ + @ instruction: 0x001a1dfc │ │ │ │ + eoreq ip, fp, r0, lsl #31 │ │ │ │ + andseq r1, sl, r4, ror #26 │ │ │ │ + andseq r1, sl, lr, ror #26 │ │ │ │ + eoreq r2, pc, r4, lsr #12 │ │ │ │ + andseq r1, sl, lr, asr sp │ │ │ │ + eoreq ip, fp, r6, ror #30 │ │ │ │ + eoreq r2, pc, r0, lsl r6 @ │ │ │ │ + eoreq ip, fp, r4, asr pc │ │ │ │ + strdeq r2, [pc], -lr @ │ │ │ │ + andseq r1, sl, ip, lsr #26 │ │ │ │ + eoreq ip, fp, r0, asr #30 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x001a1eda │ │ │ │ + andseq r1, sl, lr, ror #27 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq r1, sl, ip, asr #26 │ │ │ │ - blcs e01ec <__read_chk@plt+0x7ae18> │ │ │ │ + andseq r1, sl, r0, ror #24 │ │ │ │ + blcs e017c <__read_chk@plt+0x7ada8> │ │ │ │ mcrge 4, 4, pc, cr13, cr15, {3} @ │ │ │ │ ldmdavs fp, {r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ addne pc, r6, #-1811939327 @ 0x94000001 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf892e681 │ │ │ │ vqadd.u32 , , q10 │ │ │ │ @ instruction: 0xf8821386 │ │ │ │ @ instruction: 0xe66730f4 │ │ │ │ - stmib ip!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blmi 28be00 <__read_chk@plt+0x226a2c> │ │ │ │ + b 9f7420 <__read_chk@plt+0x99204c> │ │ │ │ + blmi 28bd90 <__read_chk@plt+0x2269bc> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ tstls r0, #148, 12 @ 0x9400000 │ │ │ │ - bmi 232818 <__read_chk@plt+0x1cd444> │ │ │ │ + bmi 2327a8 <__read_chk@plt+0x1cd3d4> │ │ │ │ ldrbtmi r4, [sl], #-1623 @ 0xfffff9a9 │ │ │ │ @ instruction: 0x46949210 │ │ │ │ svclt 0x0000e483 │ │ │ │ - eoreq r2, pc, r8, asr r3 @ │ │ │ │ - andseq r1, sl, r2, lsl #21 │ │ │ │ - eoreq r2, pc, sl, asr #6 │ │ │ │ + eoreq r2, pc, ip, asr r2 @ │ │ │ │ + mulseq sl, r6, r9 │ │ │ │ + eoreq r2, pc, lr, asr #4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r2, r7, r6, lsl #4 │ │ │ │ strmi r4, [sp], -r7, lsl #12 │ │ │ │ tstcs r0, r1 │ │ │ │ - blx ff3f5a50 <__read_chk@plt+0xff39067c> │ │ │ │ + blx ff3f59e0 <__read_chk@plt+0xff39060c> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrshi pc, (UNDEF: 3) @ │ │ │ │ stmibvs r3, {r0, r2, r3, r4, r7, r8, fp, lr} │ │ │ │ mrcmi 4, 4, r4, cr13, cr9, {3} │ │ │ │ @ instruction: 0x46284798 │ │ │ │ @ instruction: 0xf12869a5 │ │ │ │ @ instruction: 0x4601ff9f │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ ldrbtmi r4, [lr], #-3481 @ 0xfffff267 │ │ │ │ @ instruction: 0x4629447d │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7ab69a5 │ │ │ │ - strmi lr, [r1], -r8, lsr #20 │ │ │ │ + strmi lr, [r1], -r0, ror #20 │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ svcne 0x0004f856 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ ldmibmi r2, {r0, r2, r3, r9, sl, lr} │ │ │ │ strtmi r6, [r0], -r3, lsr #19 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrmi fp, [r8, r4, asr #4] │ │ │ │ @ instruction: 0xf1074b90 │ │ │ │ strtmi r0, [sl], r4, lsr #18 │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ ldrbtmi r4, [fp], #2958 @ 0xb8e │ │ │ │ ldrbtmi r4, [fp], #-1583 @ 0xfffff9d1 │ │ │ │ - blmi fe41e2a4 <__read_chk@plt+0xfe3b8ed0> │ │ │ │ + blmi fe41e234 <__read_chk@plt+0xfe3b8e60> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0xf859e00d │ │ │ │ ldmdblt r3!, {r2, r4, sl, fp, ip, sp}^ │ │ │ │ ldccc 8, cr15, [r0], {89} @ 0x59 │ │ │ │ @ instruction: 0xf10ab95b │ │ │ │ @ instruction: 0xf1090a01 │ │ │ │ @ instruction: 0xf1ba0930 │ │ │ │ @ instruction: 0xf0000f06 │ │ │ │ @ instruction: 0xf85980b7 │ │ │ │ - blcs c871c <__read_chk@plt+0x63348> │ │ │ │ + blcs c86ac <__read_chk@plt+0x632d8> │ │ │ │ stmdblt r7!, {r0, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ strtmi r4, [r0], -r2, lsl #19 │ │ │ │ ldrbtmi r6, [r9], #-2467 @ 0xfffff65d │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmdbls r3, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8594798 │ │ │ │ stmibvs r3!, {r2, r3, sl, fp, sp} │ │ │ │ @@ -86219,22 +86191,22 @@ │ │ │ │ cdpmi 5, 7, cr9, cr4, cr2, {0} │ │ │ │ @ instruction: 0xf8df4b74 │ │ │ │ ldrbtmi r8, [lr], #-468 @ 0xfffffe2c │ │ │ │ smlsdxls r0, fp, r4, r4 │ │ │ │ svclt 0x00082d00 │ │ │ │ ldrbtmi r4, [r8], #1566 @ 0x61e │ │ │ │ streq pc, [r4, #-425]! @ 0xfffffe57 │ │ │ │ - blcs d3bd0 <__read_chk@plt+0x6e7fc> │ │ │ │ + blcs d3b60 <__read_chk@plt+0x6e78c> │ │ │ │ addhi pc, sp, r0 │ │ │ │ ldrtmi r6, [r1], -r3, lsr #19 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ orrlt r6, r3, fp, lsr #18 │ │ │ │ stmdbls r1, {r0, r2, r9, sp} │ │ │ │ stmibvs r7!, {sp} │ │ │ │ - ldmib r6!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib lr!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmibvs r3!, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ strtmi r6, [r0], -r9, lsr #18 │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ stmiavs r8!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1bab1e0 │ │ │ │ @@ -86248,15 +86220,15 @@ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf8594798 │ │ │ │ stmibvs r3!, {r2, r3, r4, sl, fp, ip} │ │ │ │ rsble r2, r5, r0, lsl #18 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ ldrbmi r6, [r9], -r3, lsr #19 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ - blcs d3d44 <__read_chk@plt+0x6e970> │ │ │ │ + blcs d3cd4 <__read_chk@plt+0x6e900> │ │ │ │ ldmdbmi r4, {r0, r1, r3, r5, ip, lr, pc}^ │ │ │ │ stmibvs r3!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ stmibvs r3!, {r1, r4, r6, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ ldmdbmi r1, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ strtmi r6, [r0], -r3, lsr #19 │ │ │ │ @@ -86275,15 +86247,15 @@ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ stmibvs r3!, {r1, r2, r6, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ stmdbmi r5, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ stmibvs r3!, {r5, r9, sl, lr} │ │ │ │ ldrbtmi r3, [r9], #-1292 @ 0xfffffaf4 │ │ │ │ strbmi r4, [sp, #-1944] @ 0xfffff868 │ │ │ │ - blls 16de3c <__read_chk@plt+0x108a68> │ │ │ │ + blls 16ddcc <__read_chk@plt+0x1089f8> │ │ │ │ @ instruction: 0xb1239f00 │ │ │ │ strtmi r4, [r0], -r0, asr #18 │ │ │ │ ldrbtmi r6, [r9], #-2467 @ 0xfffff65d │ │ │ │ @ instruction: 0xf10a4798 │ │ │ │ strcc r0, [r1, -r1, lsl #20] │ │ │ │ ldmdbeq r0!, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ svceq 0x0006f1ba │ │ │ │ @@ -86314,50 +86286,50 @@ │ │ │ │ strb r9, [r0, -r2, lsl #10] │ │ │ │ ldrbtmi r4, [r9], #-2343 @ 0xfffff6d9 │ │ │ │ stc2 1, cr15, [sl], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdbmi r5!, {r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ stmibvs r3!, {r0, r2, r9, sp} │ │ │ │ movwls r4, #21625 @ 0x5479 │ │ │ │ - stmdb r6, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb lr!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r1], -r5, lsl #22 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ svclt 0x0000e770 │ │ │ │ - andseq r1, sl, r4, ror #23 │ │ │ │ - eorseq r2, r6, r6, lsl #19 │ │ │ │ - mulseq sl, ip, fp │ │ │ │ - eoreq sp, r2, r0, lsr #20 │ │ │ │ - eoreq r9, sp, lr, asr #12 │ │ │ │ - @ instruction: 0x001a1bd8 │ │ │ │ - andseq r1, sl, r2, ror #26 │ │ │ │ - @ instruction: 0x001a1bd8 │ │ │ │ - eoreq sl, ip, sl, lsr #8 │ │ │ │ - andseq r3, lr, r8, asr #1 │ │ │ │ - @ instruction: 0x001a1cfc │ │ │ │ - andseq r1, sl, r6, asr fp │ │ │ │ - eoreq sp, r2, r4, lsl #19 │ │ │ │ - andseq r1, sl, lr, ror fp │ │ │ │ - andseq r1, sl, r8, ror fp │ │ │ │ - andseq r1, sl, sl, ror fp │ │ │ │ - andseq r1, sl, r4, ror #22 │ │ │ │ - andseq r1, sl, r2, lsl #23 │ │ │ │ - andseq r1, sl, r0, lsr #23 │ │ │ │ - @ instruction: 0x001a1bbe │ │ │ │ - @ instruction: 0x001a1bdc │ │ │ │ - @ instruction: 0x001a1bd0 │ │ │ │ - andseq r1, sl, r2, ror #23 │ │ │ │ - mlaeq r2, sl, r8, sp │ │ │ │ - @ instruction: 0x001a1bd2 │ │ │ │ - @ instruction: 0x001a1bbc │ │ │ │ - andseq lr, r9, sl, lsl ip │ │ │ │ - @ instruction: 0x001a19be │ │ │ │ - mulseq sl, ip, fp │ │ │ │ - andseq r2, lr, r0, asr #30 │ │ │ │ - andseq r1, sl, r6, lsr #20 │ │ │ │ - andseq r1, sl, r8, lsl sl │ │ │ │ + @ instruction: 0x001a1af8 │ │ │ │ + ldrshteq r2, [r6], -r6 │ │ │ │ + @ instruction: 0x001a1ab0 │ │ │ │ + eoreq sp, r2, r4, lsr r9 │ │ │ │ + eoreq r9, sp, r2, ror #10 │ │ │ │ + andseq r1, sl, ip, ror #21 │ │ │ │ + andseq r1, sl, r6, ror ip │ │ │ │ + andseq r1, sl, ip, ror #21 │ │ │ │ + eoreq sl, ip, lr, lsr r3 │ │ │ │ + @ instruction: 0x001e2fdc │ │ │ │ + andseq r1, sl, r0, lsl ip │ │ │ │ + andseq r1, sl, sl, ror #20 │ │ │ │ + mlaeq r2, r8, r8, sp │ │ │ │ + mulseq sl, r2, sl │ │ │ │ + andseq r1, sl, ip, lsl #21 │ │ │ │ + andseq r1, sl, lr, lsl #21 │ │ │ │ + andseq r1, sl, r8, ror sl │ │ │ │ + mulseq sl, r6, sl │ │ │ │ + @ instruction: 0x001a1ab4 │ │ │ │ + @ instruction: 0x001a1ad2 │ │ │ │ + @ instruction: 0x001a1af0 │ │ │ │ + andseq r1, sl, r4, ror #21 │ │ │ │ + @ instruction: 0x001a1af6 │ │ │ │ + eoreq sp, r2, lr, lsr #15 │ │ │ │ + andseq r1, sl, r6, ror #21 │ │ │ │ + @ instruction: 0x001a1ad0 │ │ │ │ + andseq lr, r9, lr, lsr #22 │ │ │ │ + @ instruction: 0x001a18d2 │ │ │ │ + @ instruction: 0x001a1ab0 │ │ │ │ + andseq r2, lr, r4, asr lr │ │ │ │ + andseq r1, sl, sl, lsr r9 │ │ │ │ + andseq r1, sl, ip, lsr #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ movwcs fp, #173 @ 0xad │ │ │ │ @ instruction: 0x469a4a59 │ │ │ │ @ instruction: 0x4604461f │ │ │ │ @@ -86376,15 +86348,15 @@ │ │ │ │ @ instruction: 0xff4af0b7 │ │ │ │ andcs r2, r6, #0, 2 │ │ │ │ @ instruction: 0xf1092001 │ │ │ │ @ instruction: 0x4601f91f │ │ │ │ cmnlt r0, #5 │ │ │ │ @ instruction: 0xf09da808 │ │ │ │ @ instruction: 0xf09effb7 │ │ │ │ - blmi 12b7d6c <__read_chk@plt+0x1252998> │ │ │ │ + blmi 12b7cfc <__read_chk@plt+0x1252928> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdlt pc, [r4], -r3 │ │ │ │ @ instruction: 0xff2af0dc │ │ │ │ strmi r4, [r2], -fp, lsr #12 │ │ │ │ andcs r4, r0, r9, asr r6 │ │ │ │ @@ -86401,74 +86373,74 @@ │ │ │ │ andsle r0, r9, r0, lsl #30 │ │ │ │ @ instruction: 0xf108a805 │ │ │ │ qsub8mi pc, r8, r1 @ │ │ │ │ @ instruction: 0xf812f0b8 │ │ │ │ @ instruction: 0xf09d4620 │ │ │ │ vmax.f32 , q0, │ │ │ │ addsmi r2, pc, #2013265923 @ 0x78000003 │ │ │ │ - bmi cedccc <__read_chk@plt+0xc888f8> │ │ │ │ + bmi cedc5c <__read_chk@plt+0xc88888> │ │ │ │ ldrbtmi r4, [sl], #-2859 @ 0xfffff4d5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, sp, r9, asr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbmi sl, [r9], -r9, lsl #30 │ │ │ │ ldrtmi r2, [r8], -r8, lsl #5 │ │ │ │ - stc 7, cr15, [ip, #-680] @ 0xfffffd58 │ │ │ │ + stcl 7, cr15, [r4, #-680] @ 0xfffffd58 │ │ │ │ @ instruction: 0xf1099805 │ │ │ │ - blmi a78ebc <__read_chk@plt+0xa13ae8> │ │ │ │ + blmi a78e4c <__read_chk@plt+0xa13a78> │ │ │ │ ldrbtmi r9, [fp], #-9 │ │ │ │ - blls 25e65c <__read_chk@plt+0x1f9288> │ │ │ │ + blls 25e5ec <__read_chk@plt+0x1f9218> │ │ │ │ movwcs r9, #4876 @ 0x130c │ │ │ │ @ instruction: 0xf1ba930a │ │ │ │ @ instruction: 0xd1290f00 │ │ │ │ andcs r4, r5, #540672 @ 0x84000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmda r2!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ umlalcc pc, r8, sp, r8 @ │ │ │ │ andcs r9, r2, #13 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ adccc pc, r8, sp, lsl #17 │ │ │ │ andcs r4, r0, fp, lsl fp │ │ │ │ andcs r9, r5, #-536870912 @ 0xe0000000 │ │ │ │ ldmpl r3!, {r1, r3, r4, r8, fp, lr}^ │ │ │ │ tstls fp, #2030043136 @ 0x79000000 │ │ │ │ - stmda r0!, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8, {r0, r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andscs r4, sp, #24, 22 @ 0x6000 │ │ │ │ mvnscs r9, ip, lsl r0 │ │ │ │ ldmpl r3!, {r0, r4, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7aa9310 │ │ │ │ - blls 274df8 <__read_chk@plt+0x20fa24> │ │ │ │ + blls 274e68 <__read_chk@plt+0x20fa94> │ │ │ │ @ instruction: 0x4638b15b │ │ │ │ mrc2 0, 4, pc, cr4, cr15, {0} │ │ │ │ @ instruction: 0xa094f8dd │ │ │ │ str r4, [r7, r7, lsl #12]! │ │ │ │ @ instruction: 0xf8cd2303 │ │ │ │ @ instruction: 0x9324a094 │ │ │ │ biccs lr, r7, #208, 14 @ 0x3400000 │ │ │ │ subcc pc, r4, sp, lsl #17 │ │ │ │ @ instruction: 0xf7aae7ef │ │ │ │ - svclt 0x0000ef8c │ │ │ │ - eorseq r4, r6, sl, lsr pc │ │ │ │ + svclt 0x0000efc4 │ │ │ │ + eorseq r4, r6, sl, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r6, sl, lsr #30 │ │ │ │ + mlaseq r6, sl, pc, r4 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - eorseq r4, r6, r6, lsl #29 │ │ │ │ - andseq r1, sl, sl, ror #19 │ │ │ │ - andseq r1, sl, r2, ror #19 │ │ │ │ + ldrshteq r4, [r6], -r6 │ │ │ │ + @ instruction: 0x001a18fe │ │ │ │ + @ instruction: 0x001a18f6 │ │ │ │ andeq r1, r0, r4, lsr r4 │ │ │ │ - @ instruction: 0x001a19d4 │ │ │ │ + andseq r1, sl, r8, ror #17 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 9, cr15, cr8, cr12, {6} │ │ │ │ - bmi f4b338 <__read_chk@plt+0xee5f64> │ │ │ │ + bmi f4b2c8 <__read_chk@plt+0xee5ef4> │ │ │ │ sbcslt r4, r4, sl, lsr fp │ │ │ │ mrcmi 4, 1, r4, cr10, cr10, {3} │ │ │ │ ldrbtmi r4, [lr], #-1541 @ 0xfffff9fb │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9353 │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ stmibvs fp, {r1, r2, r6, ip, lr, pc} │ │ │ │ @@ -86483,25 +86455,25 @@ │ │ │ │ strls r4, [r0, #-1578] @ 0xfffff9d6 │ │ │ │ ldc2 0, cr15, [r6, #-864] @ 0xfffffca0 │ │ │ │ @ instruction: 0xf8c84604 │ │ │ │ cmnlt r0, r0 │ │ │ │ stcge 6, cr4, [fp, #-164] @ 0xffffff5c │ │ │ │ addsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7aa4628 │ │ │ │ - @ instruction: 0x4629ec7c │ │ │ │ + @ instruction: 0x4629ecb4 │ │ │ │ @ instruction: 0xf0d64620 │ │ │ │ - bllt 6f8560 <__read_chk@plt+0x69318c> │ │ │ │ + bllt 6f84f0 <__read_chk@plt+0x69311c> │ │ │ │ @ instruction: 0xf1304640 │ │ │ │ - @ instruction: 0x4638f873 │ │ │ │ + @ instruction: 0x4638f81b │ │ │ │ ldc2 1, cr15, [r6, #-160] @ 0xffffff60 │ │ │ │ strmi r4, [r4], -r0, lsr #22 │ │ │ │ ldrbtmi r2, [fp], #-515 @ 0xfffffdfd │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf1089400 │ │ │ │ - bmi 8389c8 <__read_chk@plt+0x7d35f4> │ │ │ │ + bmi 838958 <__read_chk@plt+0x7d3584> │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ subslt sp, r4, r6, lsr #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ addsmi r6, r4, #303104 @ 0x4a000 │ │ │ │ @@ -86516,22 +86488,22 @@ │ │ │ │ strtmi r4, [r0], -lr, lsl #22 │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xff02f108 │ │ │ │ - @ instruction: 0xf1304640 │ │ │ │ - @ instruction: 0xe7cef837 │ │ │ │ - cdp 7, 15, cr15, cr6, cr10, {5} │ │ │ │ - mlaseq r6, r8, sp, r4 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r6, r2, sp, r4 │ │ │ │ - @ instruction: 0x001a18f2 │ │ │ │ - eorseq r4, r6, r6, lsl sp │ │ │ │ + @ instruction: 0xf12f4640 │ │ │ │ + @ instruction: 0xe7ceffdf │ │ │ │ + svc 0x002ef7aa │ │ │ │ + eorseq r4, r6, r8, lsl #28 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r4, r6, r2, lsl #28 │ │ │ │ + andseq r1, sl, r6, lsl #16 │ │ │ │ + eorseq r4, r6, r6, lsl #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldrbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ strmi fp, [r7], -r7, lsl #1 │ │ │ │ @@ -86568,45 +86540,45 @@ │ │ │ │ ldrbeq r3, [r8], ip, rrx │ │ │ │ rscshi pc, r5, r0, asr #2 │ │ │ │ @ instruction: 0xf5006830 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x065d30fe │ │ │ │ @ instruction: 0xf8d0d415 │ │ │ │ orrslt r3, r3, r0, asr #1 │ │ │ │ - blcc 294b04 <__read_chk@plt+0x22f730> │ │ │ │ + blcc 294a94 <__read_chk@plt+0x22f6c0> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf892d10d │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8ba628 <__read_chk@plt+0x855254> │ │ │ │ + bcs 8ba5b8 <__read_chk@plt+0x8551e4> │ │ │ │ teqlt r4, r5, asr #2 │ │ │ │ - blcs d413c <__read_chk@plt+0x6ed68> │ │ │ │ + blcs d40cc <__read_chk@plt+0x6ecf8> │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ vpmax.f32 d0, d0, d0 │ │ │ │ @ instruction: 0xf8d780a9 │ │ │ │ movwcs r0, #16572 @ 0x40bc │ │ │ │ strtmi r4, [r1], -r2, asr #12 │ │ │ │ - blx ffb75f90 <__read_chk@plt+0xffb10bbc> │ │ │ │ + blx ffb75f20 <__read_chk@plt+0xffb10b4c> │ │ │ │ @ instruction: 0xf8d74605 │ │ │ │ stmiblt sp!, {r2, r3, r4, r5, r7}^ │ │ │ │ movwcs r4, #5665 @ 0x1621 │ │ │ │ movwls r4, #1602 @ 0x642 │ │ │ │ @ instruction: 0xf0b32304 │ │ │ │ strbmi pc, [r0], -r1, ror #24 @ │ │ │ │ stc2l 1, cr15, [ip], {18} │ │ │ │ ldrne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ - blx fee0aed0 <__read_chk@plt+0xfeda5afc> │ │ │ │ + blx fee0ae60 <__read_chk@plt+0xfeda5a8c> │ │ │ │ @ instruction: 0xf8dff585 │ │ │ │ stmib sp, {r4, sl, ip, sp}^ │ │ │ │ andcs r0, r2, #0, 2 │ │ │ │ ldrbtmi r0, [fp], #-2413 @ 0xfffff693 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx ffd76124 <__read_chk@plt+0xffd10d50> │ │ │ │ + blx ffd760b4 <__read_chk@plt+0xffd10ce0> │ │ │ │ andlt r4, r7, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - beq f5e4c <__read_chk@plt+0x90a78> │ │ │ │ + beq f5ddc <__read_chk@plt+0x90a08> │ │ │ │ strbmi r2, [r2], -r4, lsl #6 │ │ │ │ @ instruction: 0xf8cd4621 │ │ │ │ @ instruction: 0xf0b3a000 │ │ │ │ tstpcs r1, r1, asr #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0b34620 │ │ │ │ ldrbmi pc, [r0, #-3167] @ 0xfffff3a1 @ │ │ │ │ strbmi sp, [r0], -r9, lsl #24 │ │ │ │ @@ -86625,15 +86597,15 @@ │ │ │ │ ldrbmi sp, [r2], -ip, asr #32 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmdavs r3!, {r1, r4, r5, r8, ip, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalseq pc, lr, r2, r8 @ │ │ │ │ strtle r0, [sl], #-1600 @ 0xfffff9c0 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe7a6a68 <__read_chk@plt+0xfe741694> │ │ │ │ + blvs fe7a69f8 <__read_chk@plt+0xfe741624> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xd1220302 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ @ instruction: 0x4608d019 │ │ │ │ @@ -86658,157 +86630,157 @@ │ │ │ │ @ instruction: 0xf0004598 │ │ │ │ strbmi r8, [r0], -r8, lsl #1 │ │ │ │ mcrr2 1, 1, pc, r8, cr2 @ │ │ │ │ ldrbtmi r4, [r9], #-2502 @ 0xfffff63a │ │ │ │ @ instruction: 0xf04fe77b │ │ │ │ udf #13119 @ 0x333f │ │ │ │ ldrtmi r4, [r8], -r2, lsr #12 │ │ │ │ - blx ff612a <__read_chk@plt+0xf90d56> │ │ │ │ + blx ff60ba <__read_chk@plt+0xf90ce6> │ │ │ │ @ instruction: 0xf1124640 │ │ │ │ stmibmi r1, {r0, r1, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe76e4479 │ │ │ │ ldrmi r6, [r0, #2594] @ 0xa22 │ │ │ │ svcge 0x0053f73f │ │ │ │ eorpl pc, r8, r3, asr r8 @ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ @ instruction: 0xf8d7af4e │ │ │ │ @ instruction: 0x462900bc │ │ │ │ - blx a7628a <__read_chk@plt+0xa10eb6> │ │ │ │ + blx a7621a <__read_chk@plt+0xa10e46> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmiavs r3, {r1, r2, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d7af42 │ │ │ │ @ instruction: 0x462a00bc │ │ │ │ tstcs r0, r8, lsl #6 │ │ │ │ - blx bf610c <__read_chk@plt+0xb90d38> │ │ │ │ + blx bf609c <__read_chk@plt+0xb90cc8> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf507af38 │ │ │ │ strtmi r5, [r2], -r0, asr #10 │ │ │ │ ldrsbtne pc, [ip], r7 @ │ │ │ │ @ instruction: 0x4638233a │ │ │ │ addmi pc, r0, #13959168 @ 0xd50000 │ │ │ │ stmiavs r4!, {r0, r8, sl, sp}^ │ │ │ │ strls r4, [r0], #-612 @ 0xfffffd9c │ │ │ │ ldc2 0, cr15, [r4], #56 @ 0x38 │ │ │ │ @ instruction: 0xf8d7e74c │ │ │ │ ldrhlt r0, [r4, #-12] │ │ │ │ - blcs d4300 <__read_chk@plt+0x6ef2c> │ │ │ │ + blcs d4290 <__read_chk@plt+0x6eebc> │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ stcle 15, cr0, [r4, #-0] │ │ │ │ ldrmi r6, [r0, #2594] @ 0xa22 │ │ │ │ @ instruction: 0xf853bfd8 │ │ │ │ strtmi r5, [r9], -r8, lsr #32 │ │ │ │ - blx ffdf62ec <__read_chk@plt+0xffd90f18> │ │ │ │ + blx ffdf627c <__read_chk@plt+0xffd90ea8> │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ svcge 0x0038f43f │ │ │ │ strtmi r2, [r2], -r4, lsl #6 │ │ │ │ @ instruction: 0xf8d74629 │ │ │ │ @ instruction: 0xf11900bc │ │ │ │ movwcs pc, #2129 @ 0x851 @ │ │ │ │ strtmi r4, [r2], -r3, lsl #13 │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ @ instruction: 0xf1194629 │ │ │ │ strmi pc, [r2], r9, asr #16 │ │ │ │ @ instruction: 0xf8d745d3 │ │ │ │ ldrhle r0, [pc], #-12 @ │ │ │ │ strtmi r4, [r2], -r9, lsr #12 │ │ │ │ movwcs r2, #17665 @ 0x4501 │ │ │ │ - beq 3b4d70 <__read_chk@plt+0x34f99c> │ │ │ │ + beq 3b4d00 <__read_chk@plt+0x34f92c> │ │ │ │ @ instruction: 0xf1199500 │ │ │ │ @ instruction: 0x4650f939 │ │ │ │ - blx 16f6376 <__read_chk@plt+0x1690fa2> │ │ │ │ + blx 16f6306 <__read_chk@plt+0x1690f32> │ │ │ │ cmnle ip, sl, lsr #11 │ │ │ │ ldrbmi r4, [r5], -sp, lsl #21 │ │ │ │ @ instruction: 0x4611447a │ │ │ │ stmib sp, {r2, r3, r7, r8, r9, fp, lr}^ │ │ │ │ andcs r2, r2, #1073741824 @ 0x40000000 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 9f6314 <__read_chk@plt+0x990f40> │ │ │ │ + blx 9f62a4 <__read_chk@plt+0x990ed0> │ │ │ │ @ instruction: 0xf8d7e706 │ │ │ │ andcs r3, r0, #188 @ 0xbc │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmdavs r2!, {r4, r5, r8, ip, lr, pc} │ │ │ │ cmpppl r0, r2, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalseq pc, lr, r1, r8 @ │ │ │ │ ldrtle r0, [r3], #-1600 @ 0xfffff9c0 │ │ │ │ ldrdcs pc, [r0], #130 @ 0x82 │ │ │ │ - blvs fe566d20 <__read_chk@plt+0xfe50194c> │ │ │ │ + blvs fe566cb0 <__read_chk@plt+0xfe5018dc> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xd12b0202 │ │ │ │ smlalscs pc, fp, r1, r8 @ │ │ │ │ msreq SPSR_, r2 │ │ │ │ andle r2, r2, r0, lsr #18 │ │ │ │ svceq 0x000ef012 │ │ │ │ ldrmi sp, [r8], -r2, lsr #32 │ │ │ │ @ instruction: 0xf10b9305 │ │ │ │ - blls 238d10 <__read_chk@plt+0x1d393c> │ │ │ │ + blls 238ca0 <__read_chk@plt+0x1d38cc> │ │ │ │ @ instruction: 0xf8d7b1e0 │ │ │ │ @ instruction: 0xf10b00bc │ │ │ │ stmdavs r2, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb1aa9b05 │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ - blx 1af6382 <__read_chk@plt+0x1a90fae> │ │ │ │ - blls 213f60 <__read_chk@plt+0x1aeb8c> │ │ │ │ + blx 1af6312 <__read_chk@plt+0x1a90f3e> │ │ │ │ + blls 213ef0 <__read_chk@plt+0x1aeb1c> │ │ │ │ mlscs ip, r2, r8, pc @ │ │ │ │ svceq 0x0010f012 │ │ │ │ andcs sp, r1, #10 │ │ │ │ ldrmi r4, [r8], -r1, lsr #12 │ │ │ │ stc2l 0, cr15, [r4, #888] @ 0x378 │ │ │ │ @ instruction: 0xf1124640 │ │ │ │ stmdbmi r9!, {r0, r2, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ sxtah r4, r8, r9, ror #8 │ │ │ │ ldrb r2, [r3, r2, lsl #4]! │ │ │ │ - beq f60bc <__read_chk@plt+0x90ce8> │ │ │ │ + beq f604c <__read_chk@plt+0x90c78> │ │ │ │ strtmi r2, [r2], -r4, lsl #6 │ │ │ │ @ instruction: 0xf8cd4629 │ │ │ │ @ instruction: 0xf119a000 │ │ │ │ ldrdcs pc, [r1, -r9] │ │ │ │ @ instruction: 0xf0b34620 │ │ │ │ ldrbmi pc, [r0, #-2855] @ 0xfffff4d9 @ │ │ │ │ @ instruction: 0x4658dc16 │ │ │ │ - blx ffd76440 <__read_chk@plt+0xffd1106c> │ │ │ │ + blx ffd763d0 <__read_chk@plt+0xffd10ffc> │ │ │ │ svceq 0x0001f1bb │ │ │ │ - bmi 182e3d0 <__read_chk@plt+0x17c8ffc> │ │ │ │ + bmi 182e360 <__read_chk@plt+0x17c8f8c> │ │ │ │ ldmdbmi sp, {r8, sl, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - bmi 17f3e0c <__read_chk@plt+0x178ea38> │ │ │ │ + bmi 17f3d9c <__read_chk@plt+0x178e9c8> │ │ │ │ ldrbtmi r4, [sl], #-2396 @ 0xfffff6a4 │ │ │ │ @ instruction: 0xe7914479 │ │ │ │ strcs r4, [r0, #-2651] @ 0xfffff5a5 │ │ │ │ ldrbtmi r4, [sl], #-2395 @ 0xfffff6a5 │ │ │ │ @ instruction: 0xe78b4479 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf8d74629 │ │ │ │ @ instruction: 0x462200bc │ │ │ │ @ instruction: 0xf8b4f119 │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ - blx 1762ae <__read_chk@plt+0x110eda> │ │ │ │ + blx 17623e <__read_chk@plt+0x110e6a> │ │ │ │ ldrsbtpl pc, [ip], r7 @ │ │ │ │ rsbsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf1b94652 │ │ │ │ @ instruction: 0xd12e0f00 │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ @ instruction: 0xf8d3d46f │ │ │ │ - blcs c6304 <__read_chk@plt+0x60f30> │ │ │ │ - blvs fe7ae1b4 <__read_chk@plt+0xfe748de0> │ │ │ │ + blcs c6294 <__read_chk@plt+0x60ec0> │ │ │ │ + blvs fe7ae144 <__read_chk@plt+0xfe748d70> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ cmnle r6, r2, lsl #6 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ @ instruction: 0x4628d05d │ │ │ │ - blx 76454 <__read_chk@plt+0x11080> │ │ │ │ + blx 763e4 <__read_chk@plt+0x11010> │ │ │ │ subsle r2, r8, r0, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ - blx ffef6460 <__read_chk@plt+0xffe9108c> │ │ │ │ - blcs d4044 <__read_chk@plt+0x6ec70> │ │ │ │ + blx ffef63f0 <__read_chk@plt+0xffe9101c> │ │ │ │ + blcs d3fd4 <__read_chk@plt+0x6ec00> │ │ │ │ @ instruction: 0xf8d7d051 │ │ │ │ @ instruction: 0xf10b00bc │ │ │ │ stmdavs r3, {r0, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strble r0, [r8, #-1752] @ 0xfffff928 │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xf0de4621 │ │ │ │ @@ -86821,23 +86793,23 @@ │ │ │ │ andcs r5, r0, #188 @ 0xbc │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r8, ip, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, lr, r2, r8 @ │ │ │ │ ldrtle r0, [r4], #-1609 @ 0xfffff9b7 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe7a6eb8 <__read_chk@plt+0xfe741ae4> │ │ │ │ + blvs fe7a6e48 <__read_chk@plt+0xfe741a74> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xd12c0302 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ strtmi sp, [r8], -r3, lsr #32 │ │ │ │ - blx feff64d8 <__read_chk@plt+0xfef91104> │ │ │ │ + blx feff6468 <__read_chk@plt+0xfef91094> │ │ │ │ @ instruction: 0xf8d7b1f8 │ │ │ │ @ instruction: 0xf10b00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d7b1cb │ │ │ │ @ instruction: 0xf10b00bc │ │ │ │ stmdavs r3, {r0, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @@ -86848,30 +86820,30 @@ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcs lr, r2, #51118080 @ 0x30c0000 │ │ │ │ @ instruction: 0x4622e7b5 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf9c6f0ca │ │ │ │ andcs lr, r2, #22282240 @ 0x1540000 │ │ │ │ svclt 0x0000e7ed │ │ │ │ - eorseq r4, r6, r2, lsl #25 │ │ │ │ + ldrshteq r4, [r6], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r1, pc, r8, asr ip @ │ │ │ │ - andseq r1, sl, r2, lsr #15 │ │ │ │ - mulseq r9, lr, sl │ │ │ │ - andseq fp, r9, r2, ror #19 │ │ │ │ - andseq fp, r9, r8, asr #19 │ │ │ │ - eoreq r1, pc, r4, ror #20 │ │ │ │ - mulseq sl, sl, r5 │ │ │ │ - andseq fp, r9, ip, asr r8 │ │ │ │ - mlaeq pc, r4, r9, r1 @ │ │ │ │ - andseq fp, r9, r2, lsr #16 │ │ │ │ - andseq lr, fp, lr, asr #7 │ │ │ │ - eoreq r1, pc, r8, lsl #19 │ │ │ │ - andseq lr, fp, r2, asr #7 │ │ │ │ - andseq fp, r9, ip, lsl #16 │ │ │ │ + eoreq r1, pc, ip, asr fp @ │ │ │ │ + @ instruction: 0x001a16b6 │ │ │ │ + @ instruction: 0x0019b9b2 │ │ │ │ + @ instruction: 0x0019b8f6 │ │ │ │ + @ instruction: 0x0019b8dc │ │ │ │ + eoreq r1, pc, r8, ror #18 │ │ │ │ + andseq r1, sl, lr, lsr #9 │ │ │ │ + andseq fp, r9, r0, ror r7 │ │ │ │ + mlaeq pc, r8, r8, r1 @ │ │ │ │ + andseq fp, r9, r6, lsr r7 │ │ │ │ + andseq lr, fp, r2, ror #5 │ │ │ │ + eoreq r1, pc, ip, lsl #17 │ │ │ │ + @ instruction: 0x001be2d6 │ │ │ │ + andseq fp, r9, r0, lsr #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ strbmi pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb0af │ │ │ │ @ instruction: 0xf04f34c8 │ │ │ │ @@ -86895,28 +86867,28 @@ │ │ │ │ smlalsne pc, r4, r2, r8 @ │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ addcc pc, r0, #13762560 @ 0xd20000 │ │ │ │ andcs r4, r5, #76546048 @ 0x4900000 │ │ │ │ strls r2, [fp], -r0 │ │ │ │ @ instruction: 0xf7aa68dc │ │ │ │ - movwcs lr, #3198 @ 0xc7e │ │ │ │ + movwcs lr, #3254 @ 0xcb6 │ │ │ │ rsbmi r2, r4, #0, 4 │ │ │ │ movwls r9, #4096 @ 0x1000 │ │ │ │ cmpcs r0, #34603008 @ 0x2100000 │ │ │ │ stmib sp, {r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf12b5802 │ │ │ │ - strmi pc, [r2], -r9, asr #22 │ │ │ │ + @ instruction: 0x4602faf1 │ │ │ │ @ instruction: 0xf0002804 │ │ │ │ stmdacs r3, {r1, r5, r6, r8, pc} │ │ │ │ cmpphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ mlsmi r4, sp, r8, pc @ │ │ │ │ orrlt r4, r4, r1, asr r6 │ │ │ │ @ instruction: 0xf7aa9005 │ │ │ │ - bls 235710 <__read_chk@plt+0x1d033c> │ │ │ │ + bls 235780 <__read_chk@plt+0x1d03ac> │ │ │ │ stmdavs r6, {r0, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8364650 │ │ │ │ ldreq r3, [sp], #20 │ │ │ │ @ instruction: 0xf801bf58 │ │ │ │ @ instruction: 0xf8104b01 │ │ │ │ stccs 15, cr4, [r0], {1} │ │ │ │ strdcs sp, [r0], -r5 │ │ │ │ @@ -86924,36 +86896,36 @@ │ │ │ │ cmnphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ mlscs r4, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8db816f │ │ │ │ @ instruction: 0xb1a11028 │ │ │ │ strtmi r2, [r1], -r1, lsl #8 │ │ │ │ @ instruction: 0xf13c4658 │ │ │ │ - ldrdlt pc, [r8, -pc]! @ │ │ │ │ + smlawblt r8, r7, sp, pc @ │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ subscc pc, pc, r0, lsl #17 │ │ │ │ ldrdcc pc, [r8], -fp @ │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf89dd2ef │ │ │ │ - bcs c23d4 <__read_chk@plt+0x5d000> │ │ │ │ + bcs c2364 <__read_chk@plt+0x5cf90> │ │ │ │ mrcmi 0, 7, sp, cr7, cr2, {2} │ │ │ │ stmdbeq r0, {r0, r1, r2, r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46544bf6 │ │ │ │ eorge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8dd447e │ │ │ │ svclt 0x0018a020 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1557 @ 0xfffff9eb │ │ │ │ andslt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf7aa9306 │ │ │ │ - strbmi lr, [r2], -r4, lsl #26 │ │ │ │ + @ instruction: 0x4642ed3c │ │ │ │ and r6, r5, r1, lsl #16 │ │ │ │ - blpl 138284 <__read_chk@plt+0xd2eb0> │ │ │ │ + blpl 138214 <__read_chk@plt+0xd2e40> │ │ │ │ svcpl 0x0001f814 │ │ │ │ suble r2, r2, r0, lsl #26 │ │ │ │ andscc pc, r5, r1, lsr r8 @ │ │ │ │ movwvs pc, #1043 @ 0x413 @ │ │ │ │ @ instruction: 0x7013d1f4 │ │ │ │ mlascc r0, sp, r8, pc @ │ │ │ │ teqle sp, r0, lsl #22 │ │ │ │ @@ -86961,71 +86933,71 @@ │ │ │ │ strtmi r8, [r1], -ip, ror #2 │ │ │ │ @ instruction: 0xf1044630 │ │ │ │ @ instruction: 0xf1230b03 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, r8, r0, asr #32 │ │ │ │ mulcs r0, fp, r8 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - bvs 101a640 <__read_chk@plt+0xfb526c> │ │ │ │ + bvs 101a5d0 <__read_chk@plt+0xfb51fc> │ │ │ │ eorsle r2, lr, sp, lsr #20 │ │ │ │ svclt 0x00d42d00 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r8, fp, sp, lr} │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf89b80b5 │ │ │ │ @ instruction: 0xb12a2000 │ │ │ │ mulpl r1, fp, r8 │ │ │ │ streq pc, [r1], #-267 @ 0xfffffef5 │ │ │ │ bicle r2, r0, r0, lsl #26 │ │ │ │ - bmi ff4822f0 <__read_chk@plt+0xff41cf1c> │ │ │ │ + bmi ff482280 <__read_chk@plt+0xff41ceac> │ │ │ │ ldrbtmi r4, [sl], #-3016 @ 0xfffff438 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ orrhi pc, r4, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x70158ff0 │ │ │ │ mlascc r0, sp, r8, pc @ │ │ │ │ sbcle r2, r4, r0, lsl #22 │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ @ instruction: 0xf7a94640 │ │ │ │ - cdpne 14, 0, cr14, cr5, cr14, {3} │ │ │ │ + cdpne 14, 0, cr14, cr5, cr6, {5} │ │ │ │ andeq pc, r1, #9 │ │ │ │ andcs fp, r0, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bvs f9a820 <__read_chk@plt+0xf3544c> │ │ │ │ + bvs f9a7b0 <__read_chk@plt+0xf353dc> │ │ │ │ vsubl.s8 q10, d16, d27 │ │ │ │ stmdavc r3!, {r3, r4, r5, r8, pc} │ │ │ │ - blcs c0bdc8 <__read_chk@plt+0xba69f4> │ │ │ │ + blcs c0bd58 <__read_chk@plt+0xba6984> │ │ │ │ @ instruction: 0xf89bd1c4 │ │ │ │ @ instruction: 0xf10b2001 │ │ │ │ andls r0, r5, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf7aa8126 │ │ │ │ - @ instruction: 0xf8d0ec94 │ │ │ │ + @ instruction: 0xf8d0eccc │ │ │ │ ldmdage r0, {lr, pc} │ │ │ │ strmi r9, [r1], -r5, lsl #20 │ │ │ │ @ instruction: 0xf801e006 │ │ │ │ @ instruction: 0xf1042b01 │ │ │ │ stmdavc r2!, {r0, r8, r9, fp}^ │ │ │ │ @ instruction: 0x465cb132 │ │ │ │ andscc pc, r2, ip, lsr r8 @ │ │ │ │ ldrbtle r0, [r4], #1307 @ 0x51b │ │ │ │ stccc 6, cr4, [r1], {163} @ 0xa3 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf89d700b │ │ │ │ - bcs c2484 <__read_chk@plt+0x5d0b0> │ │ │ │ + bcs c2414 <__read_chk@plt+0x5d040> │ │ │ │ addshi pc, r3, r0 │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - cdp 7, 3, cr15, cr4, cr9, {5} │ │ │ │ + cdp 7, 6, cr15, cr12, cr9, {5} │ │ │ │ @ instruction: 0xf0091e04 │ │ │ │ svclt 0x00d80201 │ │ │ │ - bcs c2b9c <__read_chk@plt+0x5d7c8> │ │ │ │ + bcs c2b2c <__read_chk@plt+0x5d758> │ │ │ │ tstphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ adcmi r6, r2, #237568 @ 0x3a000 │ │ │ │ tstphi r2, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ vhsub.u8 d20, d16, d28 │ │ │ │ stmiblt r7, {r0, r2, r4, r5, r7, pc}^ │ │ │ │ adcmi r3, ip, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0xe790dafc │ │ │ │ @@ -87044,21 +87016,21 @@ │ │ │ │ stccs 2, cr2, [r0, #-4] │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ movweq pc, #4098 @ 0x1002 @ │ │ │ │ bicsle r2, pc, r0, lsl #22 │ │ │ │ adcmi r3, ip, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0xe76cdaf5 │ │ │ │ strtmi r9, [r1], -r6, lsl #16 │ │ │ │ - bleq 136818 <__read_chk@plt+0xd1444> │ │ │ │ + bleq 1367a8 <__read_chk@plt+0xd13d4> │ │ │ │ cdp2 1, 6, cr15, cr10, cr3, {1} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0402b2e │ │ │ │ stmdavc r2!, {r0, r1, r5, r6, r7, pc}^ │ │ │ │ - bleq 136830 <__read_chk@plt+0xd145c> │ │ │ │ + bleq 1367c0 <__read_chk@plt+0xd13ec> │ │ │ │ ldmdavs r9!, {r0, r1, r2, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ ldmdavs r8!, {r0, r5, r8, r9, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf8512a2d │ │ │ │ addle r5, r6, r0, lsr #32 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r8, fp, sp, lr} │ │ │ │ stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ svcge 0x0051f77f │ │ │ │ @@ -87080,144 +87052,144 @@ │ │ │ │ @ instruction: 0xe76035ff │ │ │ │ svclt 0x00082a2d │ │ │ │ @ instruction: 0xf47f463d │ │ │ │ ldrb sl, [sl, -ip, lsr #30] │ │ │ │ adcmi r3, ip, #4194304 @ 0x400000 │ │ │ │ str sp, [r4, -sl, lsr #21]! │ │ │ │ rsble r2, r1, r0, lsl #26 │ │ │ │ - blls 203898 <__read_chk@plt+0x19e4c4> │ │ │ │ + blls 203828 <__read_chk@plt+0x19e454> │ │ │ │ @ instruction: 0xf502681a │ │ │ │ ldrbt r5, [pc], -r0, asr #4 │ │ │ │ @ instruction: 0xf0fd9105 │ │ │ │ stmdbls r5, {r0, r1, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ orrsle r2, r3, r0, lsl #16 │ │ │ │ stmdami r0!, {r0, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andls r4, r5, #93323264 @ 0x5900000 │ │ │ │ @ instruction: 0xf1234478 │ │ │ │ - bls 239d08 <__read_chk@plt+0x1d4934> │ │ │ │ + bls 239c98 <__read_chk@plt+0x1d48c4> │ │ │ │ ldmdbmi sp, {r8, r9, ip, sp, pc}^ │ │ │ │ andls r4, r5, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xf1234479 │ │ │ │ stmdacs r0, {r0, r1, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf89bd048 │ │ │ │ - blcs c464d4 <__read_chk@plt+0xbe1100> │ │ │ │ + blcs c46464 <__read_chk@plt+0xbe1090> │ │ │ │ addshi pc, r5, r0, asr #32 │ │ │ │ - bleq 1768ec <__read_chk@plt+0x111518> │ │ │ │ + bleq 17687c <__read_chk@plt+0x1114a8> │ │ │ │ suble r2, r4, r0, lsl #30 │ │ │ │ - bcs d45cc <__read_chk@plt+0x6f1f8> │ │ │ │ + bcs d455c <__read_chk@plt+0x6f188> │ │ │ │ ldmdavs r9!, {r0, r6, ip, lr, pc}^ │ │ │ │ eormi pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0xf73f42ac │ │ │ │ ands sl, r1, lr, asr pc │ │ │ │ ldrbtmi r4, [r8], #-2128 @ 0xfffff7b0 │ │ │ │ - blx ff6f6810 <__read_chk@plt+0xff69143c> │ │ │ │ + blx ff6f67a0 <__read_chk@plt+0xff6913cc> │ │ │ │ ldrbt r2, [r6], r1 │ │ │ │ - bleq 1f6914 <__read_chk@plt+0x191540> │ │ │ │ - bvs fe69a4 <__read_chk@plt+0xf815d0> │ │ │ │ + bleq 1f68a4 <__read_chk@plt+0x1914d0> │ │ │ │ + bvs fe6934 <__read_chk@plt+0xf81560> │ │ │ │ @ instruction: 0xf73f42ac │ │ │ │ and sl, r3, r0, asr pc │ │ │ │ stccs 6, cr4, [r0, #-240] @ 0xffffff10 │ │ │ │ svcge 0x004bf6ff │ │ │ │ ldcge 6, cr4, [r4, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0xf8aef112 │ │ │ │ @ instruction: 0x46012213 │ │ │ │ @ instruction: 0xf7aa4628 │ │ │ │ - stmdbmi r4, {r1, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi r4, {r1, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r2, r5, #0, 12 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ rsbvs pc, r3, sp, lsl #17 │ │ │ │ - b feef83e4 <__read_chk@plt+0xfee93010> │ │ │ │ + b ffcf8374 <__read_chk@plt+0xffc92fa0> │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf112461c │ │ │ │ @ instruction: 0x4623f89b │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ ldrtmi r2, [r1], -r2, lsl #4 │ │ │ │ @ instruction: 0xf1072005 │ │ │ │ ldrb pc, [r1, r9, asr #29] @ │ │ │ │ - bls 24d240 <__read_chk@plt+0x1e7e6c> │ │ │ │ + bls 24d1d0 <__read_chk@plt+0x1e7dfc> │ │ │ │ @ instruction: 0xe79a58d5 │ │ │ │ - bleq 176974 <__read_chk@plt+0x1115a0> │ │ │ │ + bleq 176904 <__read_chk@plt+0x111530> │ │ │ │ bicle r2, lr, r0, lsl #30 │ │ │ │ @ instruction: 0xf04fe7d2 │ │ │ │ stclne 4, cr3, [fp], #-1020 @ 0xfffffc04 │ │ │ │ svcge 0x001df6ff │ │ │ │ ldmdbmi r3!, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dd461d │ │ │ │ andcs sl, r5, #36 @ 0x24 │ │ │ │ @ instruction: 0x46184479 │ │ │ │ - b fe578430 <__read_chk@plt+0xfe51305c> │ │ │ │ + b ff3783c0 <__read_chk@plt+0xff312fec> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r5, r9, lsr #12 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ cdp2 1, 8, cr15, cr0, cr7, {0} │ │ │ │ @ instruction: 0x4622e7b0 │ │ │ │ @ instruction: 0x465ca810 │ │ │ │ ldrmi r4, [r3], r1, lsl #12 │ │ │ │ stmdbmi r8!, {r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7aa4479 │ │ │ │ - @ instruction: 0x4604ea7e │ │ │ │ + @ instruction: 0x4604eab6 │ │ │ │ @ instruction: 0xf1124628 │ │ │ │ strtmi pc, [r3], -r1, ror #16 │ │ │ │ andcs r4, r2, #5242880 @ 0x500000 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ @ instruction: 0xf1079500 │ │ │ │ ldr pc, [r7, r7, ror #28] │ │ │ │ andcs r4, r5, #507904 @ 0x7c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1b78480 <__read_chk@plt+0x1b130ac> │ │ │ │ + b fe978410 <__read_chk@plt+0xfe91303c> │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xe7ea461c │ │ │ │ @ instruction: 0xf8dd491b │ │ │ │ ldrbtmi sl, [r9], #-36 @ 0xffffffdc │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b 1878498 <__read_chk@plt+0x18130c4> │ │ │ │ + b fe678428 <__read_chk@plt+0xfe613054> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ cdp2 1, 4, cr15, cr12, cr7, {0} │ │ │ │ ldmdbmi r4, {r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ - ldmib r6, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r4, r6, r2, lsr r7 │ │ │ │ + b 478448 <__read_chk@plt+0x413074> │ │ │ │ + eorseq r4, r6, r2, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r6, r6, lsr #14 │ │ │ │ - andseq r1, sl, sl, asr #6 │ │ │ │ + mlaseq r6, r6, r7, r4 │ │ │ │ + andseq r1, sl, lr, asr r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, sl, r0, ror #26 │ │ │ │ - andseq r0, r9, r2, ror #11 │ │ │ │ - mlaseq r6, r2, r5, r4 │ │ │ │ - andseq r9, sl, r0, lsl #22 │ │ │ │ - andseq r0, r9, r4, lsl #7 │ │ │ │ - @ instruction: 0x001a0ffe │ │ │ │ - andseq r1, sl, r0, lsl #1 │ │ │ │ + andseq r9, sl, r4, ror ip │ │ │ │ + andseq r0, r9, sl, lsr #10 │ │ │ │ + eorseq r4, r6, r2, lsl #12 │ │ │ │ + andseq r9, sl, r4, lsl sl │ │ │ │ + andseq r0, r9, ip, asr #5 │ │ │ │ + andseq r0, sl, r2, lsl pc │ │ │ │ + mulseq sl, r4, pc @ │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - andseq r0, sl, r8, lsl #31 │ │ │ │ - andseq r0, sl, ip, lsr #31 │ │ │ │ - andseq r0, sl, r6, lsl #31 │ │ │ │ - andseq r0, sl, r6, asr pc │ │ │ │ - andseq r0, sl, r4, ror pc │ │ │ │ + mulseq sl, ip, lr │ │ │ │ + andseq r0, sl, r0, asr #29 │ │ │ │ + mulseq sl, sl, lr │ │ │ │ + andseq r0, sl, sl, ror #28 │ │ │ │ + andseq r0, sl, r8, lsl #29 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0020f8cc │ │ │ │ strmi pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb0af │ │ │ │ @ instruction: 0xf04f3404 │ │ │ │ ldrbtmi r0, [ip], #-3584 @ 0xfffff200 │ │ │ │ mvnsgt pc, #14614528 @ 0xdf0000 │ │ │ │ rsb pc, r4, sp, lsl #17 │ │ │ │ - beq bf6ab8 <__read_chk@plt+0xb916e4> │ │ │ │ + beq bf6a48 <__read_chk@plt+0xb91674> │ │ │ │ @ instruction: 0x465644fc │ │ │ │ strmi r5, [ip], -r3, ror #17 │ │ │ │ @ instruction: 0x46834677 │ │ │ │ @ instruction: 0x932d681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - bmi ffedeeb0 <__read_chk@plt+0xffe79adc> │ │ │ │ + bmi ffedee40 <__read_chk@plt+0xffe79a6c> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46e246f0 │ │ │ │ andcc pc, r2, ip, asr r8 @ │ │ │ │ movwls r4, #27381 @ 0x6af5 │ │ │ │ andls r4, r4, #2046820352 @ 0x7a000000 │ │ │ │ andls sl, r7, #102400 @ 0x19000 │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @@ -87225,27 +87197,27 @@ │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf8820104 │ │ │ │ @ instruction: 0xf8d210f4 │ │ │ │ andcs r3, r0, r0, lsl #5 │ │ │ │ andcs r9, r5, #4, 18 @ 0x10000 │ │ │ │ eorls pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf7aa68dd │ │ │ │ - cmpcs r0, #3833856 @ 0x3a8000 │ │ │ │ + cmpcs r0, #139264 @ 0x22000 │ │ │ │ rsbmi r9, sp, #0 │ │ │ │ strtmi r9, [r9], -r7, lsl #16 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf8cd7602 │ │ │ │ @ instruction: 0xf12b8004 │ │ │ │ - @ instruction: 0x4605f8b5 │ │ │ │ + @ instruction: 0x4605f85d │ │ │ │ @ instruction: 0xf0002804 │ │ │ │ stmdacs r3, {r0, r2, r3, r4, r5, r8, pc} │ │ │ │ teqphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ mlsvs r4, sp, r8, pc @ │ │ │ │ cmnlt r6, r7, lsl #18 │ │ │ │ - b fee785b4 <__read_chk@plt+0xfee131e0> │ │ │ │ + b ffc78544 <__read_chk@plt+0xffc13170> │ │ │ │ stmdals r7, {r0, r1, fp, sp, lr} │ │ │ │ @ instruction: 0xf8334601 │ │ │ │ ldreq r2, [r2], #22 │ │ │ │ @ instruction: 0xf801bf58 │ │ │ │ @ instruction: 0xf8106b01 │ │ │ │ cdpcs 15, 0, cr6, cr0, cr1, {0} │ │ │ │ strdcs sp, [r0], -r5 │ │ │ │ @@ -87253,146 +87225,146 @@ │ │ │ │ msrhi CPSR_fs, r0 │ │ │ │ mlspl r4, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf8db8127 │ │ │ │ @ instruction: 0xb1a11028 │ │ │ │ ldrtmi r2, [r1], -r1, lsl #12 │ │ │ │ @ instruction: 0xf13c4658 │ │ │ │ - msrlt (UNDEF: 56), sp │ │ │ │ + strdlt pc, [r8, -r5]! │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ subscc pc, pc, r0, lsl #17 │ │ │ │ ldrdcc pc, [r8], -fp @ │ │ │ │ adcsmi r3, r3, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf89dd2ef │ │ │ │ stccs 0, cr5, [r0, #-400] @ 0xfffffe70 │ │ │ │ - blmi ff26e884 <__read_chk@plt+0xff2094b0> │ │ │ │ + blmi ff26e814 <__read_chk@plt+0xff209440> │ │ │ │ cdpls 7, 0, cr2, cr7, cr0, {0} │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ @ instruction: 0xf8dd4bc3 │ │ │ │ ldrbtmi r8, [fp], #-20 @ 0xffffffec │ │ │ │ - blmi ff15f3a4 <__read_chk@plt+0xff0f9fd0> │ │ │ │ + blmi ff15f334 <__read_chk@plt+0xff0f9f60> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ - b 1e78634 <__read_chk@plt+0x1e13260> │ │ │ │ + b fec785c4 <__read_chk@plt+0xfec131f0> │ │ │ │ stmdavs r1, {r1, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf802e005 │ │ │ │ @ instruction: 0xf8165b01 │ │ │ │ stccs 15, cr5, [r0, #-4] │ │ │ │ @ instruction: 0xf831d03b │ │ │ │ @ instruction: 0xf4133015 │ │ │ │ mvnsle r6, r0, lsl #6 │ │ │ │ @ instruction: 0xf89d7013 │ │ │ │ - blcs c6870 <__read_chk@plt+0x6149c> │ │ │ │ + blcs c6800 <__read_chk@plt+0x6142c> │ │ │ │ stccs 1, cr13, [sp, #-216]! @ 0xffffff28 │ │ │ │ mrshi pc, CPSR @ │ │ │ │ ldrtmi r9, [r1], -r4, lsl #16 │ │ │ │ ldc2 1, cr15, [r0], {35} @ 0x23 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x3603809c │ │ │ │ tstcs r0, r5, lsr #22 │ │ │ │ - blcs c1889c <__read_chk@plt+0xbb34c8> │ │ │ │ + blcs c1882c <__read_chk@plt+0xbb3458> │ │ │ │ movwcs sp, #54 @ 0x36 │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf1194658 │ │ │ │ @ instruction: 0x4607fdfb │ │ │ │ strmi fp, [r1], -r0, lsr #2 │ │ │ │ ldrbmi r4, [r8], -r2, asr #12 │ │ │ │ mrc2 1, 3, pc, cr4, cr9, {0} │ │ │ │ tstlt fp, r3, lsr r8 │ │ │ │ @ instruction: 0x36017875 │ │ │ │ bicle r2, r7, r0, lsl #26 │ │ │ │ - bmi fea027fc <__read_chk@plt+0xfe99d428> │ │ │ │ + bmi fea0278c <__read_chk@plt+0xfe99d3b8> │ │ │ │ ldrbtmi r4, [sl], #-2973 @ 0xfffff463 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_fsc, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x70158ff0 │ │ │ │ mlascc r0, sp, r8, pc @ │ │ │ │ sbcle r2, fp, r0, lsl #22 │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ @ instruction: 0xf7a94648 │ │ │ │ - vmlsne.f64 d14, d21, d24 │ │ │ │ + cdpne 12, 0, cr14, cr5, cr0, {1} │ │ │ │ adcshi pc, sp, r0, asr #6 │ │ │ │ adcmi r6, fp, #35840 @ 0x8c00 │ │ │ │ adcshi pc, r9, r0, asr #5 │ │ │ │ tstcs r0, r3, lsr r8 │ │ │ │ bicle r2, r8, sp, lsr #22 │ │ │ │ @ instruction: 0xf1067872 │ │ │ │ andls r0, r5, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ smlatbls r6, r7, r0, r8 │ │ │ │ - b 5786fc <__read_chk@plt+0x513328> │ │ │ │ + b 137868c <__read_chk@plt+0x13132b8> │ │ │ │ cdpeq 1, 4, cr15, cr0, cr13, {0} │ │ │ │ ldmib sp, {fp, sp, lr}^ │ │ │ │ ldrbtmi r2, [r4], r5, lsl #2 │ │ │ │ @ instruction: 0xf80ce007 │ │ │ │ @ instruction: 0xf10a2b01 │ │ │ │ @ instruction: 0xf89a0601 │ │ │ │ teqlt sl, r1 │ │ │ │ @ instruction: 0xf83046b2 │ │ │ │ ldreq r3, [fp, #-18] @ 0xffffffee │ │ │ │ @ instruction: 0x4656d4f3 │ │ │ │ - bcc b6ca8 <__read_chk@plt+0x518d4> │ │ │ │ + bcc b6c38 <__read_chk@plt+0x51864> │ │ │ │ @ instruction: 0xf88c2200 │ │ │ │ @ instruction: 0xf89d2000 │ │ │ │ - blcs c698c <__read_chk@plt+0x615b8> │ │ │ │ + blcs c691c <__read_chk@plt+0x61548> │ │ │ │ @ instruction: 0xb1b1d03e │ │ │ │ stmdbvs r1!, {r2, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r3!, {r0, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r2!, {r0, r1, r4, r6, r8, ip, sp, pc}^ │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ vstrle d2, [r5, #-0] │ │ │ │ addsmi r6, r3, #139264 @ 0x22000 │ │ │ │ @ instruction: 0xf851bfd8 │ │ │ │ stcle 0, cr1, [r0, #-140] @ 0xffffff74 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ ldc2l 1, cr15, [lr, #92] @ 0x5c │ │ │ │ ldrdge pc, [r4], -r0 │ │ │ │ ldrbtmi lr, [r0], -fp │ │ │ │ @ instruction: 0xf7a9220a │ │ │ │ - @ instruction: 0xf1b0eb9a │ │ │ │ + @ instruction: 0xf1b0ebd2 │ │ │ │ vpmax.u8 d16, d0, d0 │ │ │ │ - blvs 95ab9c <__read_chk@plt+0x8f57c8> │ │ │ │ + blvs 95ab2c <__read_chk@plt+0x8f5758> │ │ │ │ vorr.i32 q10, #131072 @ 0x00020000 │ │ │ │ ldrbmi r8, [r5, #-175] @ 0xffffff51 │ │ │ │ addhi pc, sp, r0, lsl #5 │ │ │ │ @ instruction: 0x462a463b │ │ │ │ ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ ldc2l 1, cr15, [r6, #-100]! @ 0xffffff9c │ │ │ │ @ instruction: 0xb1204607 │ │ │ │ strbmi r4, [r2], -r1, lsl #12 │ │ │ │ @ instruction: 0xf1194658 │ │ │ │ strcc pc, [r1, #-3567] @ 0xfffff211 │ │ │ │ - ble ffc8bfa4 <__read_chk@plt+0xffc26bd0> │ │ │ │ + ble ffc8bf34 <__read_chk@plt+0xffc26b60> │ │ │ │ stmdbls r8, {r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1234630 │ │ │ │ ldmiblt r8!, {r0, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrb r3, [sp, -r1, lsl #12] │ │ │ │ ldrtmi r9, [r1], -r9, lsl #16 │ │ │ │ @ instruction: 0xf1239305 │ │ │ │ - blls 2398ac <__read_chk@plt+0x1d44d8> │ │ │ │ + blls 23983c <__read_chk@plt+0x1d4468> │ │ │ │ ldmdami lr, {r3, r7, r8, r9, ip, sp, pc}^ │ │ │ │ movwls r4, #22065 @ 0x5631 │ │ │ │ @ instruction: 0xf1234478 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdavc r1!, {r1, r4, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf040292e │ │ │ │ @ instruction: 0xf10a8099 │ │ │ │ str r0, [fp, r2, lsl #12]! │ │ │ │ - blcs c58a08 <__read_chk@plt+0xbf3634> │ │ │ │ + blcs c58998 <__read_chk@plt+0xbf35c4> │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ cmnlt r4, r1, lsl #12 │ │ │ │ cmnlt r9, r1, lsr #18 │ │ │ │ cmplt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ - blcs c69dc <__read_chk@plt+0x61608> │ │ │ │ - bvs 971d6c <__read_chk@plt+0x90c998> │ │ │ │ + blcs c696c <__read_chk@plt+0x61598> │ │ │ │ + bvs 971cfc <__read_chk@plt+0x90c928> │ │ │ │ svclt 0x00d84293 │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ @ instruction: 0xf1174658 │ │ │ │ smlabbcs r1, r5, sp, pc @ │ │ │ │ str r6, [sp, -r5, asr #16]! │ │ │ │ strcs fp, [r0, -r7, lsl #3] │ │ │ │ @@ -87408,79 +87380,79 @@ │ │ │ │ strb r7, [fp, r3]! │ │ │ │ @ instruction: 0xf10d4652 │ │ │ │ ldrtmi r0, [r2], r0, asr #28 │ │ │ │ @ instruction: 0x461646f4 │ │ │ │ ldmdbmi sp!, {r1, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7aa4479 │ │ │ │ - @ instruction: 0x4604e87c │ │ │ │ + @ instruction: 0x4604e8b4 │ │ │ │ @ instruction: 0xf1114628 │ │ │ │ @ instruction: 0x4623fe5f │ │ │ │ andcs r4, r2, #5242880 @ 0x500000 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ @ instruction: 0xf1079500 │ │ │ │ ldrb pc, [pc, r5, ror #24] @ │ │ │ │ streq pc, [r2], -sl, lsl #2 │ │ │ │ ldmdbmi r3!, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1688 @ 0xfffff968 │ │ │ │ - stmda r4!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm ip, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r3], -r7, lsl #24 │ │ │ │ strbmi r2, [r1], -r2, lsl #4 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ mrrc2 1, 0, pc, r2, cr7 @ │ │ │ │ ldcge 7, cr14, [r4], {204} @ 0xcc │ │ │ │ @ instruction: 0xf1114628 │ │ │ │ andscs pc, r3, #1008 @ 0x3f0 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - bl 15788b0 <__read_chk@plt+0x15134dc> │ │ │ │ + bl fe378840 <__read_chk@plt+0xfe31346c> │ │ │ │ strcs r4, [r0, #-2343] @ 0xfffff6d9 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf88d4628 │ │ │ │ @ instruction: 0xf7aa5063 │ │ │ │ - strmi lr, [r6], -sl, asr #16 │ │ │ │ + strmi lr, [r6], -r2, lsl #17 │ │ │ │ @ instruction: 0xf1114650 │ │ │ │ ldrtmi pc, [r3], -sp, lsr #28 @ │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ strtmi r2, [r9], -r2, lsl #4 │ │ │ │ @ instruction: 0xf1072005 │ │ │ │ sbfx pc, fp, #24, #14 │ │ │ │ andcs r4, r5, #475136 @ 0x74000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmda r6!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda lr!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ ldmdbmi sl, {r0, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7aa2000 │ │ │ │ - stcls 8, cr14, [r7], {46} @ 0x2e │ │ │ │ + stcls 8, cr14, [r7], {102} @ 0x66 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ @ instruction: 0xf1079400 │ │ │ │ @ instruction: 0xe795fc1b │ │ │ │ ldrbtmi r4, [r9], #-2323 @ 0xfffff6ed │ │ │ │ @ instruction: 0xf7a9e7ef │ │ │ │ - svclt 0x0000efa8 │ │ │ │ - eorseq r4, r6, lr, lsl #4 │ │ │ │ + svclt 0x0000efe0 │ │ │ │ + eorseq r4, r6, lr, ror r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r6, r0, lsl #4 │ │ │ │ + eorseq r4, r6, r0, ror r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, sl, r8, lsl #28 │ │ │ │ - andseq r9, sl, r0, asr #16 │ │ │ │ - andseq r0, r9, sl, asr #1 │ │ │ │ - andseq r9, sl, r0, lsr r8 │ │ │ │ - eorseq r4, r6, r6, lsl #1 │ │ │ │ - andseq pc, r8, r8, lsr #30 │ │ │ │ - andseq r0, sl, sl, ror #22 │ │ │ │ + andseq r0, sl, ip, lsl sp │ │ │ │ + andseq r9, sl, r4, asr r7 │ │ │ │ + andseq r0, r9, r2, lsl r0 │ │ │ │ + andseq r9, sl, r4, asr #14 │ │ │ │ + ldrshteq r4, [r6], -r6 │ │ │ │ + andseq pc, r8, r0, ror lr @ │ │ │ │ + andseq r0, sl, lr, ror sl │ │ │ │ andeq r1, r0, r4, lsl r5 │ │ │ │ - andseq r0, sl, r8, asr #24 │ │ │ │ - andseq r0, sl, sl, lsr #22 │ │ │ │ - andseq r0, sl, r2, lsr #23 │ │ │ │ - @ instruction: 0x001a0bbe │ │ │ │ - mulseq sl, r4, fp │ │ │ │ - andseq r0, sl, r6, lsl fp │ │ │ │ + andseq r0, sl, ip, asr fp │ │ │ │ + andseq r0, sl, lr, lsr sl │ │ │ │ + @ instruction: 0x001a0ab6 │ │ │ │ + @ instruction: 0x001a0ad2 │ │ │ │ + andseq r0, sl, r8, lsr #21 │ │ │ │ + andseq r0, sl, sl, lsr #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0, #816]! @ 0x330 │ │ │ │ stcvc 5, cr15, [fp, #-692] @ 0xfffffd4c │ │ │ │ strmi pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf10d4605 │ │ │ │ @@ -87489,75 +87461,75 @@ │ │ │ │ @ instruction: 0xf8df4aff │ │ │ │ ldrbtmi r3, [sl], #-1024 @ 0xfffffc00 │ │ │ │ smlabteq ip, sp, r9, lr │ │ │ │ andcs r9, r0, r0, lsl r4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9389 │ │ │ │ @ instruction: 0xf7a90300 │ │ │ │ - blmi fff7626c <__read_chk@plt+0xfff10e98> │ │ │ │ + blmi fff762dc <__read_chk@plt+0xfff10f08> │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0x46280114 │ │ │ │ andcs pc, r0, r9, lsl #17 │ │ │ │ andlt pc, r3, r4, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf83af10f │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ movwcs r8, #325 @ 0x145 │ │ │ │ - blmi ffc5f74c <__read_chk@plt+0xffbfa378> │ │ │ │ + blmi ffc5f6dc <__read_chk@plt+0xffbfa308> │ │ │ │ @ instruction: 0xf10dad17 │ │ │ │ @ instruction: 0xae500a50 │ │ │ │ svcge 0x0069447b │ │ │ │ @ instruction: 0x73b8f503 │ │ │ │ - blmi ffb5f76c <__read_chk@plt+0xffafa398> │ │ │ │ + blmi ffb5f6fc <__read_chk@plt+0xffafa328> │ │ │ │ ldrbtmi r9, [fp], #-1803 @ 0xfffff8f5 │ │ │ │ movwcs r9, #777 @ 0x309 │ │ │ │ movtcs r9, #776 @ 0x308 │ │ │ │ eorvs r4, fp, r0, asr r6 │ │ │ │ - ldmib r8!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbvs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d43001 │ │ │ │ @ instruction: 0xf110800c │ │ │ │ stmdbvs r3!, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strcs r9, [r0], #-2569 @ 0xfffff5f7 │ │ │ │ msrvc SPSR_fs, #805306368 @ 0x30000000 │ │ │ │ cmncs r4, #201326592 @ 0xc000000 │ │ │ │ andhi lr, r1, sp, asr #19 │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ andcs r4, r1, #48, 12 @ 0x3000000 │ │ │ │ - stmib r8!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r0!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ msrgt SPSR_f, #14614528 @ 0xdf0000 │ │ │ │ movwcs r9, #51719 @ 0xca07 │ │ │ │ @ instruction: 0xf8dd44fc │ │ │ │ strls r8, [r4], -ip, lsr #32 │ │ │ │ @ instruction: 0xf88d4640 │ │ │ │ - blx 18b22a <__read_chk@plt+0x125e56> │ │ │ │ - blmi ff62dba8 <__read_chk@plt+0xff5c87d4> │ │ │ │ + blx 18b1ba <__read_chk@plt+0x125de6> │ │ │ │ + blmi ff62db38 <__read_chk@plt+0xff5c8764> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ ldrdvc pc, [r8], -ip @ │ │ │ │ smladls r3, r9, r6, r4 │ │ │ │ ldrdvc pc, [r4], -ip @ │ │ │ │ @ instruction: 0xf8dc9702 │ │ │ │ strls r7, [r1, -r0, lsr #32] │ │ │ │ - stmib sl, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ eormi pc, r3, #9240576 @ 0x8d0000 │ │ │ │ @ instruction: 0xf5034622 │ │ │ │ strbmi r5, [r8], -r0, asr #6 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 2d4f3c <__read_chk@plt+0x26fb68> │ │ │ │ + blls 2d4ecc <__read_chk@plt+0x26faf8> │ │ │ │ submi r9, r9, #134217728 @ 0x8000000 │ │ │ │ movwls r9, #6922 @ 0x1b0a │ │ │ │ strls r2, [r3, #-868] @ 0xfffffc9c │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - cdp2 1, 3, cr15, cr8, cr10, {1} │ │ │ │ + stc2l 1, cr15, [r0, #168]! @ 0xa8 │ │ │ │ stmdacs sp, {r0, fp, ip, sp} │ │ │ │ movwge sp, #10272 @ 0x2820 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -87574,28 +87546,28 @@ │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @ instruction: 0xf10f4648 │ │ │ │ strbmi pc, [r8], -r5, lsr #30 @ │ │ │ │ @ instruction: 0xff56f10f │ │ │ │ mulmi r0, r9, r8 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldcge 0, cr8, [r3], {246} @ 0xf6 │ │ │ │ - blx ff27714e <__read_chk@plt+0xff211d7a> │ │ │ │ + blx 1c770de <__read_chk@plt+0x1c11d0a> │ │ │ │ stmdacs r0, {r5, sp, lr} │ │ │ │ rschi pc, sp, r0 │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ - stc2 1, cr15, [ip, #240]! @ 0xf0 │ │ │ │ + ldc2l 1, cr15, [r4, #-240] @ 0xffffff10 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ rscshi pc, fp, r0 │ │ │ │ ldrhne pc, [r8], #-133 @ 0xffffff7b @ │ │ │ │ @ instruction: 0x0059f895 │ │ │ │ @ instruction: 0x2058f895 │ │ │ │ smlalbtne pc, r3, r1, r3 @ │ │ │ │ @ instruction: 0xf0020840 │ │ │ │ @ instruction: 0xf13e021f │ │ │ │ - blls 2b93c8 <__read_chk@plt+0x253ff4> │ │ │ │ + blls 2b91f8 <__read_chk@plt+0x253e24> │ │ │ │ ldmcc pc!, {r0, r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf1b86823 │ │ │ │ vmax.f32 d0, d0, d4 │ │ │ │ ldm pc, {r5, r8, pc}^ @ │ │ │ │ rscseq pc, r9, r8, lsl r0 @ │ │ │ │ ldrshteq r0, [ip], #15 │ │ │ │ ldrsheq r0, [r8], r6 │ │ │ │ @@ -87606,78 +87578,78 @@ │ │ │ │ ldmeq fp, {r1, r2, r8, sp} │ │ │ │ tstpcs r3, #1024 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ strb r9, [r8, -r7, lsl #6] │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ adcmi pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ andeq pc, r1, #192, 4 │ │ │ │ @ instruction: 0xf8ca189b │ │ │ │ - blls 606cd0 <__read_chk@plt+0x5a18fc> │ │ │ │ + blls 606c60 <__read_chk@plt+0x5a188c> │ │ │ │ movweq pc, #323 @ 0x143 @ │ │ │ │ @ instruction: 0xe73a9315 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ addvs pc, r0, #77594624 @ 0x4a00000 │ │ │ │ rscsvc pc, lr, #217055232 @ 0xcf00000 │ │ │ │ @ instruction: 0xf8ca189b │ │ │ │ - blls 606cec <__read_chk@plt+0x5a1918> │ │ │ │ + blls 606c7c <__read_chk@plt+0x5a18a8> │ │ │ │ movweq pc, #355 @ 0x163 @ │ │ │ │ @ instruction: 0xe72c9315 │ │ │ │ andeq lr, ip, #3620864 @ 0x374000 │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmdbvs r3, {r1, r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ - blcs e1144 <__read_chk@plt+0x7bd70> │ │ │ │ + blcs e10d4 <__read_chk@plt+0x7bd00> │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ svcge 0x001ff77f │ │ │ │ addsmi r6, r1, #73728 @ 0x12000 │ │ │ │ svcge 0x001bf73f │ │ │ │ eorne pc, r1, r3, asr r8 @ │ │ │ │ @ instruction: 0xf77f2900 │ │ │ │ - bvs fe1a697c <__read_chk@plt+0xfe1415a8> │ │ │ │ + bvs fe1a690c <__read_chk@plt+0xfe141538> │ │ │ │ @ instruction: 0xf4ff428b │ │ │ │ @ instruction: 0x4607af12 │ │ │ │ @ instruction: 0xf13c9111 │ │ │ │ - @ instruction: 0x4604f859 │ │ │ │ + strmi pc, [r4], -r1, lsl #16 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf890af0a │ │ │ │ @ instruction: 0xf0188058 │ │ │ │ tstle r5, pc, lsl r8 │ │ │ │ ldmdbls r1, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf100071b │ │ │ │ strmi r8, [r8], -sl, lsr #1 │ │ │ │ ldc2 1, cr15, [r2], {17} │ │ │ │ @ instruction: 0x4601ab32 │ │ │ │ @ instruction: 0x46182213 │ │ │ │ - stmib r4!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib ip, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ stmdals ip, {r1, r6, r7, sl, ip, sp, lr} │ │ │ │ - @ instruction: 0xf914f13c │ │ │ │ + @ instruction: 0xf8bcf13c │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ - ldc2 1, cr15, [r8], {60} @ 0x3c │ │ │ │ + blx ff0f71fa <__read_chk@plt+0xff091e26> │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ strbt r3, [r6], fp │ │ │ │ - blcs e19a4 <__read_chk@plt+0x7c5d0> │ │ │ │ + blcs e1934 <__read_chk@plt+0x7c560> │ │ │ │ movwcs sp, #102 @ 0x66 │ │ │ │ strbt r9, [r0], r8, lsl #6 │ │ │ │ ldrbtmi r4, [r8], #-2138 @ 0xfffff7a6 │ │ │ │ cdp2 0, 8, cr15, cr12, cr4, {6} │ │ │ │ - bmi 1702d9c <__read_chk@plt+0x169d9c8> │ │ │ │ + bmi 1702d2c <__read_chk@plt+0x169d958> │ │ │ │ ldrbtmi r4, [sl], #-2897 @ 0xfffff4af │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r1, r0, asr #32 │ │ │ │ stcvc 5, cr15, [fp, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf10e980c │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr5, cr15, {3} │ │ │ │ movwls r2, #29443 @ 0x7303 │ │ │ │ @ instruction: 0xf8a3e6b3 │ │ │ │ - bls 43af1c <__read_chk@plt+0x3d5b48> │ │ │ │ + bls 43aeac <__read_chk@plt+0x3d5ad8> │ │ │ │ rsble r2, r8, r0, lsl #20 │ │ │ │ andsvs r6, sl, r2, lsl r8 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf503b19b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cmnlt r3, r0, lsl #5 │ │ │ │ tstcs r0, r8, lsl r8 │ │ │ │ @@ -87686,82 +87658,82 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ ldmdbmi pc!, {r2, r4, r5, r6, r7, sp} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a94479 │ │ │ │ - andcs lr, r1, #80, 28 @ 0x500 │ │ │ │ + andcs lr, r1, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0xf7c92100 │ │ │ │ - @ instruction: 0x4601fd1f │ │ │ │ + @ instruction: 0x4601fd1d │ │ │ │ movwcs r6, #26658 @ 0x6822 │ │ │ │ stmdals ip, {r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf1082100 │ │ │ │ stccs 14, cr15, [r0], {135} @ 0x87 │ │ │ │ - bls 46f308 <__read_chk@plt+0x409f34> │ │ │ │ + bls 46f298 <__read_chk@plt+0x409ec4> │ │ │ │ movwcs fp, #266 @ 0x10a │ │ │ │ andcs r6, r0, r3, lsl r0 │ │ │ │ ldrtmi lr, [r1], -pc, lsr #15 │ │ │ │ strbmi r2, [r8], -r3, ror #4 │ │ │ │ - ldmdb r6!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb lr!, {r1, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rsbmi pc, r3, r9, lsl #17 │ │ │ │ @ instruction: 0xf13fac13 │ │ │ │ - eorvs pc, r0, r9, asr #21 │ │ │ │ + eorvs pc, r0, r1, ror sl @ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strb sl, [lr, r3, lsl #30]! │ │ │ │ - bls 4cdb04 <__read_chk@plt+0x468730> │ │ │ │ + bls 4cda94 <__read_chk@plt+0x4686c0> │ │ │ │ movwls r5, #35027 @ 0x88d3 │ │ │ │ @ instruction: 0x4620e677 │ │ │ │ - ldc2l 1, cr15, [r6], #268 @ 0x10c │ │ │ │ + ldc2 1, cr15, [lr], {67} @ 0x43 │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - cdp 7, 1, cr15, cr14, cr9, {5} │ │ │ │ + cdp 7, 5, cr15, cr6, cr9, {5} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ - blx 3f729c <__read_chk@plt+0x391ec8> │ │ │ │ + blx 3f722c <__read_chk@plt+0x391e58> │ │ │ │ @ instruction: 0xf8a3e788 │ │ │ │ sbfx r0, r2, #0, #1 │ │ │ │ subeq pc, ip, r3, lsr #17 │ │ │ │ @ instruction: 0xf8a3e79d │ │ │ │ @ instruction: 0xe79a0056 │ │ │ │ subeq pc, lr, r3, lsr #17 │ │ │ │ mulcs r0, r7, r7 │ │ │ │ - cdp2 7, 9, cr15, cr4, cr9, {6} │ │ │ │ - bls 474db0 <__read_chk@plt+0x40f9dc> │ │ │ │ + cdp2 7, 9, cr15, cr2, cr9, {6} │ │ │ │ + bls 474d40 <__read_chk@plt+0x40f96c> │ │ │ │ svcls 0x000ce795 │ │ │ │ @ instruction: 0xf13c4638 │ │ │ │ - @ instruction: 0xf111f947 │ │ │ │ - blge d79ec0 <__read_chk@plt+0xd14aec> │ │ │ │ + @ instruction: 0xf111f8ef │ │ │ │ + blge d79e50 <__read_chk@plt+0xd14a7c> │ │ │ │ andscs r4, r3, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7aa4618 │ │ │ │ - @ instruction: 0x4642e8f8 │ │ │ │ + @ instruction: 0x4642e930 │ │ │ │ @ instruction: 0xf8804601 │ │ │ │ @ instruction: 0x46388013 │ │ │ │ - cdp2 1, 10, cr15, cr8, cr5, {2} │ │ │ │ + cdp2 1, 5, cr15, cr0, cr5, {2} │ │ │ │ @ instruction: 0xf7a9e750 │ │ │ │ - @ instruction: 0xf8a3ed76 │ │ │ │ + @ instruction: 0xf8a3edae │ │ │ │ @ instruction: 0xe7780050 │ │ │ │ - eorseq r3, r6, lr, lsr #27 │ │ │ │ - eorseq r3, r6, r2, lsr #27 │ │ │ │ + eorseq r3, r6, lr, lsl lr │ │ │ │ + eorseq r3, r6, r2, lsl lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r8, r8, r8, asr r1 │ │ │ │ - @ instruction: 0x001a0ad2 │ │ │ │ - eorseq r1, r6, r8, asr #8 │ │ │ │ - andseq r0, sl, r6, lsl #21 │ │ │ │ - @ instruction: 0x001a08be │ │ │ │ - eorseq r3, r6, sl, ror #21 │ │ │ │ - andseq r3, r9, r4, lsl #3 │ │ │ │ + eorseq r8, r8, r8, asr #3 │ │ │ │ + andseq r0, sl, r6, ror #19 │ │ │ │ + ldrhteq r1, [r6], -r8 │ │ │ │ + mulseq sl, sl, r9 │ │ │ │ + @ instruction: 0x001a07d2 │ │ │ │ + eorseq r3, r6, sl, asr fp │ │ │ │ + andseq r3, r9, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #29 │ │ │ │ - @ instruction: 0x001a07f6 │ │ │ │ + andseq r0, sl, sl, lsl #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq feaf924c <__read_chk@plt+0xfea93e78> │ │ │ │ + beq feaf91dc <__read_chk@plt+0xfea93e08> │ │ │ │ vqrdmulh.s32 d4, d13, d7[1] │ │ │ │ mcrmi 13, 3, r5, cr7, cr4, {1} │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sp], #-3174 @ 0xfffff39a │ │ │ │ @ instruction: 0x9606447e │ │ │ │ @ instruction: 0xf10d4a65 │ │ │ │ @ instruction: 0xf04f0bac │ │ │ │ @@ -87781,35 +87753,35 @@ │ │ │ │ @ instruction: 0xf5045010 │ │ │ │ @ instruction: 0xf8c85440 │ │ │ │ movwls r5, #36864 @ 0x9000 │ │ │ │ smlalspl pc, r4, r4, r8 @ │ │ │ │ streq pc, [r4, #-69] @ 0xffffffbb │ │ │ │ rscspl pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0xf7aaad4b │ │ │ │ - @ instruction: 0x4623e892 │ │ │ │ + strtmi lr, [r3], -sl, asr #17 │ │ │ │ @ instruction: 0xf88d465c │ │ │ │ eorvc r7, pc, fp, lsr #2 │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8c64628 │ │ │ │ vst4.8 {d26-d29}, [pc], r0 │ │ │ │ ldmvs r1, {r7, r8, r9, sp, lr}^ │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ submi r7, r9, #2097152 @ 0x200000 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf12a9400 │ │ │ │ - stmdacs r4, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r3, {r0, r2, r4, r6, ip, lr, pc} │ │ │ │ stmdacs r1, {r3, r4, r6, ip, lr, pc} │ │ │ │ strtmi sp, [r8], -r5, rrx │ │ │ │ ldc2l 1, cr15, [lr, #-60] @ 0xffffffc4 │ │ │ │ - blcs d9078 <__read_chk@plt+0x73ca4> │ │ │ │ + blcs d9008 <__read_chk@plt+0x73c34> │ │ │ │ @ instruction: 0xf7a9d04b │ │ │ │ - pkhtbmi lr, r3, r4, asr #28 │ │ │ │ + strmi lr, [r3], ip, lsl #29 │ │ │ │ @ instruction: 0xf7a94628 │ │ │ │ - stmdane fp!, {r1, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdane fp!, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ andscc pc, r3, r2, lsr r8 @ │ │ │ │ ldrtle r0, [r6], #-1179 @ 0xfffffb65 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf503b19b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -87820,62 +87792,62 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ pushmi {r2, r4, r5, r6, r7, sp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a94479 │ │ │ │ - andcs lr, r1, #68, 26 @ 0x1100 │ │ │ │ + andcs lr, r1, #124, 26 @ 0x1f00 │ │ │ │ @ instruction: 0xf7c92100 │ │ │ │ - bls 33a07c <__read_chk@plt+0x2d4ca8> │ │ │ │ + bls 33a004 <__read_chk@plt+0x2d4c30> │ │ │ │ strtmi r9, [fp], -r4, lsl #4 │ │ │ │ strcs r4, [r0, #-2599] @ 0xfffff5d9 │ │ │ │ stmib sp, {r1, r2, r9, sl, lr}^ │ │ │ │ ldrbtmi r5, [sl], #-1281 @ 0xfffffaff │ │ │ │ andls r9, r3, #0, 10 │ │ │ │ ldmib sp, {r0, r1, r2, r5, r6, r9, sp}^ │ │ │ │ @ instruction: 0xf0c90107 │ │ │ │ strmi pc, [r4], -fp, ror #24 │ │ │ │ @ instruction: 0x4628b316 │ │ │ │ - ldc2 7, cr15, [r8, #804]! @ 0x324 │ │ │ │ + ldc2 7, cr15, [r6, #804]! @ 0x324 │ │ │ │ @ instruction: 0x4628e01e │ │ │ │ stc2l 1, cr15, [r6, #-60] @ 0xffffffc4 │ │ │ │ - blcs d9110 <__read_chk@plt+0x73d3c> │ │ │ │ + blcs d90a0 <__read_chk@plt+0x73ccc> │ │ │ │ @ instruction: 0xf8d9d1c2 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ ldr r5, [r1, r0, asr #6] │ │ │ │ @ instruction: 0xf8d9b12f │ │ │ │ strcs r3, [r0, -r0] │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ - blmi 674ea8 <__read_chk@plt+0x60fad4> │ │ │ │ + blmi 674e38 <__read_chk@plt+0x60fa64> │ │ │ │ ldmpl r7, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strmi lr, [r4], -r2, lsl #15 │ │ │ │ ldrbtmi r4, [r8], #-2066 @ 0xfffff7ee │ │ │ │ stc2 0, cr15, [sl, #-784] @ 0xfffffcf0 │ │ │ │ - blmi 34d8e0 <__read_chk@plt+0x2e850c> │ │ │ │ + blmi 34d870 <__read_chk@plt+0x2e849c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsr #10 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r4, lsl #2 │ │ │ │ ldcpl 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - stc 7, cr15, [r0], {169} @ 0xa9 │ │ │ │ - eorseq r3, r6, sl, asr r9 │ │ │ │ - eorseq r3, r6, r8, asr r9 │ │ │ │ + ldc 7, cr15, [r8], #676 @ 0x2a4 │ │ │ │ + eorseq r3, r6, sl, asr #19 │ │ │ │ + eorseq r3, r6, r8, asr #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, sl, r4, lsr #14 │ │ │ │ - andseq r2, r9, ip, ror #30 │ │ │ │ - andseq r0, sl, r2, ror #12 │ │ │ │ + andseq r0, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x00192eb4 │ │ │ │ + andseq r0, sl, r6, ror r5 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x001a05f6 │ │ │ │ - eorseq r3, r6, r8, ror #15 │ │ │ │ + andseq r0, sl, sl, lsl #10 │ │ │ │ + eorseq r3, r6, r8, asr r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r8], #-816 @ 0xfffffcd0 │ │ │ │ strbtpl pc, [r4], #2271 @ 0x8df @ │ │ │ │ stclvc 5, cr15, [sp, #-692]! @ 0xfffffd4c │ │ │ │ strbtmi pc, [r0], #2271 @ 0x8df @ │ │ │ │ @@ -87905,15 +87877,15 @@ │ │ │ │ mrsls r2, (UNDEF: 12) │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf8dfb3b6 │ │ │ │ andcs r1, r5, #136, 8 @ 0x88000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [r8], {169} @ 0xa9 │ │ │ │ + ldcl 7, cr15, [r0], {169} @ 0xa9 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5034622 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ strls r2, [r1, #-784] @ 0xfffffcf0 │ │ │ │ submi r9, r9, #134217728 @ 0x8000000 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @@ -87932,15 +87904,15 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ bicle r2, r8, r0, lsl #28 │ │ │ │ ldrbmi r2, [r9], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7a94630 │ │ │ │ - strb lr, [r9, r4, ror #24] │ │ │ │ + bfi lr, ip, (invalid: 25:9) │ │ │ │ msreq SPSR_c, #160, 2 @ 0x28 │ │ │ │ ldrmi r4, [sl], -r7, lsl #12 │ │ │ │ tstls r3, #7340032 @ 0x700000 │ │ │ │ stmdale r5, {r0, r1, r2, r4, r9, fp, sp}^ │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ orrseq r0, r1, lr, lsr r4 │ │ │ │ subeq r0, r4, sl, asr #32 │ │ │ │ @@ -87964,56 +87936,56 @@ │ │ │ │ tstls ip, r0, lsl #4 │ │ │ │ tstcs sl, #3358720 @ 0x334000 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ eorcs pc, r0, r9, asr #17 │ │ │ │ stmiami sl!, {r0, r2, r3, r4, r8, ip, pc}^ │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ strcs pc, [r1], #-3109 @ 0xfffff3db │ │ │ │ - blmi ff84de08 <__read_chk@plt+0xff7e8a34> │ │ │ │ + blmi ff84dd98 <__read_chk@plt+0xff7e89c4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ffb952d8 <__read_chk@plt+0xffb2ff04> │ │ │ │ + blls ffb95268 <__read_chk@plt+0xffb2fe94> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r0], -r5, ror #8 │ │ │ │ stclvc 5, cr15, [sp, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r1, r1, ror #19 │ │ │ │ @ instruction: 0xf1274479 │ │ │ │ - strb pc, [r8, r1, lsl #29]! @ │ │ │ │ + strb pc, [r8, r9, lsr #28]! @ │ │ │ │ msreq SPSR_xc, #160, 2 @ 0x28 │ │ │ │ vpadd.i8 d2, d0, d1 │ │ │ │ ldm pc, {r0, r4, r5, r7, r8, r9, pc}^ @ │ │ │ │ mvnseq pc, #19 │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af0400 │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af03af │ │ │ │ @ instruction: 0x03af03f4 │ │ │ │ - blmi ff57c2b4 <__read_chk@plt+0xff516ee0> │ │ │ │ + blmi ff57c244 <__read_chk@plt+0xff516e70> │ │ │ │ tstcs r1, r2, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ andcc pc, r8, r9, asr #17 │ │ │ │ strcs r4, [lr, #-3024] @ 0xfffff430 │ │ │ │ ldrmi lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf8c9447b │ │ │ │ - blmi ff447310 <__read_chk@plt+0xff3e1f3c> │ │ │ │ + blmi ff4472a0 <__read_chk@plt+0xff3e1ecc> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ tsteq r8, r3, lsl #6 │ │ │ │ - blvc feef6968 <__read_chk@plt+0xfee91594> │ │ │ │ + blvc feef68f8 <__read_chk@plt+0xfee91524> │ │ │ │ vmlaeq.f64 d14, d0, d9 │ │ │ │ cps #20 │ │ │ │ cps #8 │ │ │ │ - bl 2fbb1c <__read_chk@plt+0x296748> │ │ │ │ + bl 2fbaac <__read_chk@plt+0x2966d8> │ │ │ │ tsteq fp, r4, lsl #10 │ │ │ │ - blvc f693c <__read_chk@plt+0x91568> │ │ │ │ + blvc f68cc <__read_chk@plt+0x914f8> │ │ │ │ @ instruction: 0x0c01eb09 │ │ │ │ - blvc fed76988 <__read_chk@plt+0xfed115b4> │ │ │ │ + blvc fed76918 <__read_chk@plt+0xfed11544> │ │ │ │ strls sl, [fp], #-3659 @ 0xfffff1b5 │ │ │ │ streq lr, [r2], #-2825 @ 0xfffff4f7 │ │ │ │ @ instruction: 0xf10d960d │ │ │ │ @ instruction: 0x9e0c0b54 │ │ │ │ andvs pc, r1, r9, asr #16 │ │ │ │ @ instruction: 0xf04f900a │ │ │ │ @ instruction: 0xf8cc30ff │ │ │ │ @@ -88021,140 +87993,140 @@ │ │ │ │ @ instruction: 0xf8497b00 │ │ │ │ rsbvs r6, r6, r2 │ │ │ │ andeq pc, r3, r9, asr #16 │ │ │ │ @ instruction: 0x211548b8 │ │ │ │ andscc r4, r8, r8, ror r4 │ │ │ │ @ instruction: 0xf8e0f0b7 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - blcs e1b84 <__read_chk@plt+0x7c7b0> │ │ │ │ - bcs eb1f0 <__read_chk@plt+0x85e1c> │ │ │ │ + blcs e1b14 <__read_chk@plt+0x7c740> │ │ │ │ + bcs eb180 <__read_chk@plt+0x85dac> │ │ │ │ movwcs fp, #4054 @ 0xfd6 │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ sbchi pc, r1, #0, 6 │ │ │ │ movwcs sl, #3179 @ 0xc6b │ │ │ │ @ instruction: 0x464d461e │ │ │ │ ldrsbtls pc, [r4], -sp @ │ │ │ │ - blmi fec173f8 <__read_chk@plt+0xfebb2024> │ │ │ │ + blmi fec17388 <__read_chk@plt+0xfebb1fb4> │ │ │ │ ldrbtmi r9, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ - blmi febdffa4 <__read_chk@plt+0xfeb7abd0> │ │ │ │ + blmi febdff34 <__read_chk@plt+0xfeb7ab60> │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ - blcs e1f98 <__read_chk@plt+0x7cbc4> │ │ │ │ + blcs e1f28 <__read_chk@plt+0x7cb54> │ │ │ │ orrshi pc, r0, r0 │ │ │ │ andcs r9, r1, #9216 @ 0x2400 │ │ │ │ strbmi r9, [r8], -r1, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-2983 @ 0xfffff459 │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ @ instruction: 0xf7a94619 │ │ │ │ - movwcs lr, #7584 @ 0x1da0 │ │ │ │ - blmi fe9dffb8 <__read_chk@plt+0xfe97abe4> │ │ │ │ + movwcs lr, #7640 @ 0x1dd8 │ │ │ │ + blmi fe9dff48 <__read_chk@plt+0xfe97ab74> │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blx 2077680 <__read_chk@plt+0x20122ac> │ │ │ │ + blx 2077610 <__read_chk@plt+0x201223c> │ │ │ │ vsub.i8 d18, d0, d0 │ │ │ │ @ instruction: 0xf8df822f │ │ │ │ stmiami r1!, {r2, r7, r9, lr, pc} │ │ │ │ ldrbtmi r4, [ip], #2721 @ 0xaa1 │ │ │ │ ldrbtmi r4, [sl], #-1144 @ 0xfffffb88 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 35572c <__read_chk@plt+0x2f0358> │ │ │ │ + blls 3556bc <__read_chk@plt+0x2f02e8> │ │ │ │ stmiane fp!, {r0, r3, r6, r9, lr}^ │ │ │ │ andgt lr, r2, #3194880 @ 0x30c000 │ │ │ │ mrrceq 0, 4, pc, r0, cr15 @ │ │ │ │ stmiane fp!, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ andeq lr, r2, #3194880 @ 0x30c000 │ │ │ │ movwvc pc, #1103 @ 0x44f @ │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ stmib sp, {r1, r8, r9, fp, sp, lr}^ │ │ │ │ strtmi r9, [r0], -r0, lsl #10 │ │ │ │ andgt pc, r0, fp, asr #17 │ │ │ │ - blx df789c <__read_chk@plt+0xd924c8> │ │ │ │ + @ instruction: 0xf9dcf12a │ │ │ │ vnmlsne.f64 d9, d10, d8 │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ svclt 0x00142800 │ │ │ │ @ instruction: 0xf0022300 │ │ │ │ - blcs bc00c <__read_chk@plt+0x56c38> │ │ │ │ + blcs bbf9c <__read_chk@plt+0x56bc8> │ │ │ │ addshi pc, fp, r0 │ │ │ │ - blcs e202c <__read_chk@plt+0x7cc58> │ │ │ │ + blcs e1fbc <__read_chk@plt+0x7cbe8> │ │ │ │ mvnshi pc, r0 │ │ │ │ andcs r4, r5, #2244608 @ 0x224000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 12792c4 <__read_chk@plt+0x1213ef0> │ │ │ │ + bl 2079254 <__read_chk@plt+0x2013e80> │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - ldcl 7, cr15, [r6, #676]! @ 0x2a4 │ │ │ │ + cdp 7, 2, cr15, cr14, cr9, {5} │ │ │ │ stmdacs r0, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ orrhi pc, r5, #0 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ movwcs sl, #3858 @ 0xf12 │ │ │ │ movwls r2, #34049 @ 0x8501 │ │ │ │ - blge 13b3c38 <__read_chk@plt+0x134e864> │ │ │ │ + blge 13b3bc8 <__read_chk@plt+0x134e7f4> │ │ │ │ @ instruction: 0x461e497f │ │ │ │ - bleq 15f787c <__read_chk@plt+0x15924a8> │ │ │ │ + bleq 15f780c <__read_chk@plt+0x1592438> │ │ │ │ @ instruction: 0x4618ac37 │ │ │ │ rsbscs r4, pc, #2030043136 @ 0x79000000 │ │ │ │ movwls r2, #54528 @ 0xd500 │ │ │ │ - cdp 7, 2, cr15, cr10, cr9, {5} │ │ │ │ + cdp 7, 6, cr15, cr2, cr9, {5} │ │ │ │ @ instruction: 0xf8862340 │ │ │ │ eorvc r5, r5, pc, ror r0 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 4157dc <__read_chk@plt+0x3b0408> │ │ │ │ + blls 41576c <__read_chk@plt+0x3b0398> │ │ │ │ submi r9, r9, #0, 6 │ │ │ │ stmib sp, {r4, r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8cd5b02 │ │ │ │ @ instruction: 0xf12a9004 │ │ │ │ - strmi pc, [r6], -r9, ror #19 │ │ │ │ + @ instruction: 0x4606f991 │ │ │ │ @ instruction: 0xf43f2801 │ │ │ │ strtmi sl, [r0], -r4, ror #29 │ │ │ │ - blx ffe778d4 <__read_chk@plt+0xffe12500> │ │ │ │ + blx ffe77864 <__read_chk@plt+0xffe12490> │ │ │ │ and r9, r8, r8, lsl #12 │ │ │ │ @ instruction: 0xf7a94620 │ │ │ │ - stmdacc r1, {r1, r2, r3, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacc r1, {r1, r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ cdpcs 12, 3, cr5, cr10, cr6, {1} │ │ │ │ strtpl fp, [r5], #-3848 @ 0xfffff0f8 │ │ │ │ stmdavc r3!, {r1, r2, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ strtmi r2, [r0], -r0, lsr #2 │ │ │ │ @ instruction: 0xf7a99e08 │ │ │ │ - tstlt r8, ip, lsl pc │ │ │ │ + tstlt r8, r4, asr pc │ │ │ │ strb r7, [pc, r5, lsr #32] │ │ │ │ strtmi r2, [r0], -r9, lsl #2 │ │ │ │ - svc 0x0014f7a9 │ │ │ │ + svc 0x004cf7a9 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x4620213a │ │ │ │ - svc 0x000ef7a9 │ │ │ │ + svc 0x0046f7a9 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blcs d956c <__read_chk@plt+0x74198> │ │ │ │ + blcs d94fc <__read_chk@plt+0x74128> │ │ │ │ cdpcs 0, 7, cr13, cr8, cr0, {6} │ │ │ │ - bls 3ef7e0 <__read_chk@plt+0x38a40c> │ │ │ │ + bls 3ef770 <__read_chk@plt+0x38a39c> │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andscs lr, ip, #3358720 @ 0x334000 │ │ │ │ andscs lr, r8, #3358720 @ 0x334000 │ │ │ │ addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ eorcc pc, r0, r9, asr #17 │ │ │ │ andmi lr, r9, sp, asr #19 │ │ │ │ movwls r2, #45840 @ 0xb310 │ │ │ │ stmib sp, {r1, r2, r3, r4, r8, r9, sp}^ │ │ │ │ tstcs pc, #1476395008 @ 0x58000000 │ │ │ │ andne pc, r1, #64, 4 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ tstcs sl, #3358720 @ 0x334000 │ │ │ │ - blmi 1335150 <__read_chk@plt+0x12cfd7c> │ │ │ │ + blmi 13350e0 <__read_chk@plt+0x12cfd0c> │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ ldrb r2, [ip], r2, lsl #6 │ │ │ │ - bl fe9f93d4 <__read_chk@plt+0xfe994000> │ │ │ │ + bl ff7f9364 <__read_chk@plt+0xff793f90> │ │ │ │ @ instruction: 0xf8326802 │ │ │ │ ldreq r3, [fp], #22 │ │ │ │ @ instruction: 0x4620d5bc │ │ │ │ - blx ff67797c <__read_chk@plt+0xff6125a8> │ │ │ │ + blx ff67790c <__read_chk@plt+0xff612538> │ │ │ │ mcrne 7, 6, lr, cr3, cr5, {5} │ │ │ │ vpadd.i8 d2, d0, d12 │ │ │ │ tstge r2, fp, asr #4 │ │ │ │ eorcc pc, r3, r1, asr r8 @ │ │ │ │ smladmi r8, r9, r4, r4 │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ @ instruction: 0xfffffe25 │ │ │ │ @@ -88186,164 +88158,164 @@ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ - eorseq r3, r6, r0, lsl #15 │ │ │ │ + ldrshteq r3, [r6], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r6, r6, ror r7 │ │ │ │ - andseq r0, sl, sl, lsl #12 │ │ │ │ + eorseq r3, r6, r6, ror #15 │ │ │ │ + andseq r0, sl, lr, lsl r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r8, r2, asr fp │ │ │ │ - strdeq r0, [pc], -r4 @ │ │ │ │ - andseq r0, sl, sl, asr r5 │ │ │ │ + eorseq r7, r8, r2, asr #23 │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + andseq r0, sl, lr, ror #8 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x001a05b6 │ │ │ │ - andseq r0, sl, r4, lsl #11 │ │ │ │ - eorseq r3, r6, ip, lsl r6 │ │ │ │ - andseq r0, sl, ip, ror #10 │ │ │ │ - @ instruction: 0x001997fa │ │ │ │ - andseq r0, sl, r0, ror #9 │ │ │ │ - andseq r7, r9, ip, lsl r1 │ │ │ │ - eorseq r2, ip, ip, ror #3 │ │ │ │ - @ instruction: 0x001a04da │ │ │ │ - eoreq r0, pc, ip, asr #11 │ │ │ │ - mulseq sl, r6, r4 │ │ │ │ - eorseq r2, ip, ip, lsl #3 │ │ │ │ - andseq lr, r8, r2, ror lr │ │ │ │ - andseq lr, r8, r4, ror lr │ │ │ │ - andseq lr, r8, sl, ror lr │ │ │ │ - andseq r0, sl, r2, asr r4 │ │ │ │ - andseq r0, sl, r8, ror r3 │ │ │ │ - andseq r0, sl, r0, lsr #3 │ │ │ │ + andseq r0, sl, sl, asr #9 │ │ │ │ + mulseq sl, r8, r4 │ │ │ │ + eorseq r3, r6, ip, lsl #13 │ │ │ │ + andseq r0, sl, r0, lsl #9 │ │ │ │ + andseq r9, r9, lr, lsl #14 │ │ │ │ + @ instruction: 0x001a03f4 │ │ │ │ + andseq r7, r9, r0, lsr r0 │ │ │ │ + eorseq r2, ip, ip, asr r2 │ │ │ │ + andseq r0, sl, lr, ror #7 │ │ │ │ + ldrdeq r0, [pc], -r0 @ │ │ │ │ + andseq r0, sl, sl, lsr #7 │ │ │ │ + ldrshteq r2, [ip], -ip │ │ │ │ + @ instruction: 0x0018edba │ │ │ │ + @ instruction: 0x0018edbc │ │ │ │ + andseq lr, r8, r2, asr #27 │ │ │ │ + andseq r0, sl, r6, ror #6 │ │ │ │ + andseq r0, sl, ip, lsl #5 │ │ │ │ + ldrheq r0, [sl], -r4 │ │ │ │ strtmi r9, [r1], -r7, lsl #22 │ │ │ │ subeq lr, r2, #3072 @ 0xc00 │ │ │ │ ldrbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x4618447b │ │ │ │ andls r2, sp, r0, lsl #6 │ │ │ │ @ instruction: 0xf0b76980 │ │ │ │ strmi pc, [r1], -r7, asr #16 │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ andvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a94620 │ │ │ │ - blls 436aec <__read_chk@plt+0x3d1718> │ │ │ │ + blls 436b5c <__read_chk@plt+0x3d1788> │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ ldmibvs fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sp} │ │ │ │ - bl 1958e8 <__read_chk@plt+0x130514> │ │ │ │ + bl 195878 <__read_chk@plt+0x1304a4> │ │ │ │ ldmvs fp, {r1, r7, r8, r9}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r0, r1, r2, r4, r5, r6, r9, sl, fp, sp, pc}^ │ │ │ │ andeq pc, r1, #3 │ │ │ │ vsubl.u8 , d3, d7 │ │ │ │ movwls r0, #33600 @ 0x8340 │ │ │ │ - blcs e22b8 <__read_chk@plt+0x7cee4> │ │ │ │ + blcs e2248 <__read_chk@plt+0x7ce74> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr0, cr15, {3} │ │ │ │ andcs r9, r1, #9216 @ 0x2400 │ │ │ │ strbmi r9, [r8], -r1, lsl #6 │ │ │ │ movwls r9, #2828 @ 0xb0c │ │ │ │ ldrmi r2, [r9], -r0, lsl #7 │ │ │ │ - ldc 7, cr15, [r0], {169} @ 0xa9 │ │ │ │ + mcrr 7, 10, pc, r8, cr9 @ │ │ │ │ movwls r2, #29440 @ 0x7300 │ │ │ │ - blls 2b5078 <__read_chk@plt+0x24fca4> │ │ │ │ - bl 18cf44 <__read_chk@plt+0x127b70> │ │ │ │ + blls 2b5008 <__read_chk@plt+0x24fc34> │ │ │ │ + bl 18ced4 <__read_chk@plt+0x127b00> │ │ │ │ @ instruction: 0xf8df0242 │ │ │ │ ldrbtmi r3, [fp], #-1160 @ 0xfffffb78 │ │ │ │ movwcs r4, #1560 @ 0x618 │ │ │ │ stmibvs r0, {r0, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xff7af0b6 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andcs sp, r7, r6, asr #3 │ │ │ │ - blx 1df7b90 <__read_chk@plt+0x1d927bc> │ │ │ │ - blls 4f500c <__read_chk@plt+0x48fc38> │ │ │ │ + blx 7f7b20 <__read_chk@plt+0x79274c> │ │ │ │ + blls 4f4f9c <__read_chk@plt+0x48fbc8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmibvs sl, {r0, r1, r2, r6, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavc r3, {r0, r1, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfae3f │ │ │ │ vst3.16 {d19-d21}, [pc :64], r4 │ │ │ │ @ instruction: 0xf85a41a0 │ │ │ │ movwls r3, #53251 @ 0xd003 │ │ │ │ @ instruction: 0xf08c4618 │ │ │ │ @ instruction: 0xf8dff833 │ │ │ │ strmi r2, [r3], -r4, asr #8 │ │ │ │ tstpvc r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4620447a │ │ │ │ - cdp 7, 15, cr15, cr4, cr8, {5} │ │ │ │ + svc 0x002cf7a8 │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xe62731ff │ │ │ │ movwcc r9, #6920 @ 0x1b08 │ │ │ │ - blls 2a0350 <__read_chk@plt+0x23af7c> │ │ │ │ + blls 2a02e0 <__read_chk@plt+0x23af0c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df80c5 │ │ │ │ andcs r1, r5, #32, 8 @ 0x20000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmib r4!, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib ip!, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ vst1.8 {d20-d22}, [pc], r3 │ │ │ │ ldrbtmi r7, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf7a84620 │ │ │ │ - @ instruction: 0xe613eeda │ │ │ │ - blcs e239c <__read_chk@plt+0x7cfc8> │ │ │ │ + sadd16 lr, r3, r2 │ │ │ │ + blcs e232c <__read_chk@plt+0x7cf58> │ │ │ │ mcrge 4, 0, pc, cr12, cr15, {1} @ │ │ │ │ - blcs d60d0 <__read_chk@plt+0x70cfc> │ │ │ │ + blcs d6060 <__read_chk@plt+0x70c8c> │ │ │ │ mcrge 4, 0, pc, cr8, cr15, {1} @ │ │ │ │ - bcs d59d4 <__read_chk@plt+0x70600> │ │ │ │ + bcs d5964 <__read_chk@plt+0x70590> │ │ │ │ mcrge 4, 0, pc, cr4, cr15, {1} @ │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ orrshi pc, pc, r0 │ │ │ │ ldrbtmi r4, [fp], #-3065 @ 0xfffff407 │ │ │ │ smlabtcc r2, sp, r9, lr │ │ │ │ andls r4, r1, #248, 22 @ 0x3e000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwvc pc, #1103 @ 0x44f @ │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7a94620 │ │ │ │ - movwcs lr, #2976 @ 0xba0 │ │ │ │ + movwcs lr, #3032 @ 0xbd8 │ │ │ │ mvnscc pc, r4, lsl #17 │ │ │ │ - blls 4f4f50 <__read_chk@plt+0x48fb7c> │ │ │ │ + blls 4f4ee0 <__read_chk@plt+0x48fb0c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbvs fp, {r0, r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmvs sl, {r0, r2, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs r9, {r0, r5, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blmi ffb5bda0 <__read_chk@plt+0xffaf69cc> │ │ │ │ + blmi ffb5bd30 <__read_chk@plt+0xffaf695c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ffb07bd0 <__read_chk@plt+0xffaa27fc> │ │ │ │ + blmi ffb07b60 <__read_chk@plt+0xffaa278c> │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ - blls 4f573c <__read_chk@plt+0x490368> │ │ │ │ + blls 4f56cc <__read_chk@plt+0x4902f8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs 7a6f1c <__read_chk@plt+0x741b48> │ │ │ │ + bvs 7a6eac <__read_chk@plt+0x741ad8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmvs sl, {r0, r2, r3, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs r9, {r0, r3, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blmi ff8dbd60 <__read_chk@plt+0xff87698c> │ │ │ │ + blmi ff8dbcf0 <__read_chk@plt+0xff87691c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ff887c00 <__read_chk@plt+0xff82282c> │ │ │ │ + blmi ff887b90 <__read_chk@plt+0xff8227bc> │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ cdpcs 7, 0, cr14, cr0, cr3, {6} │ │ │ │ addhi pc, r5, r0 │ │ │ │ ldr r2, [r7, #1536]! @ 0x600 │ │ │ │ ldrmi r9, [r4], lr, lsl #20 │ │ │ │ ldrb r4, [r3, #1552] @ 0x610 │ │ │ │ andcs r4, r5, #3555328 @ 0x364000 │ │ │ │ ldrbtmi r9, [r9], #-2055 @ 0xfffff7f9 │ │ │ │ - stmdb r8, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r0, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - bl ffef96c8 <__read_chk@plt+0xffe942f4> │ │ │ │ + ldc 7, cr15, [r0], #-676 @ 0xfffffd5c │ │ │ │ stmdblt r0!, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strcs sl, [r2, #-3350] @ 0xfffff2ea │ │ │ │ - blcs f3844 <__read_chk@plt+0x8e470> │ │ │ │ + blcs f37d4 <__read_chk@plt+0x8e400> │ │ │ │ ldcge 4, cr15, [r1, #-252] @ 0xffffff04 │ │ │ │ strls r9, [r8, #-3335] @ 0xfffff2f9 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf503b19b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cmnlt r3, r0, lsl #5 │ │ │ │ tstcs r0, r8, lsl r8 │ │ │ │ @@ -88352,54 +88324,54 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ stmibmi r4, {r2, r4, r5, r6, r7, sp}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a94479 │ │ │ │ - andcs lr, r1, #28, 18 @ 0x70000 │ │ │ │ + andcs lr, r1, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xf7c82100 │ │ │ │ - blmi ff0fb82c <__read_chk@plt+0xff096458> │ │ │ │ + blmi ff0fb7b4 <__read_chk@plt+0xff0963e0> │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0x4605447b │ │ │ │ movwcs r6, #2456 @ 0x998 │ │ │ │ @ instruction: 0xff50f0b6 │ │ │ │ movwls r9, #19218 @ 0x4b12 │ │ │ │ - blls 2e8480 <__read_chk@plt+0x2830ac> │ │ │ │ + blls 2e8410 <__read_chk@plt+0x28303c> │ │ │ │ ldcmi 4, cr9, [sl], #8 │ │ │ │ - blls 2a04a4 <__read_chk@plt+0x23b0d0> │ │ │ │ + blls 2a0434 <__read_chk@plt+0x23b060> │ │ │ │ movwls r4, #1148 @ 0x47c │ │ │ │ strls sl, [r3], #-2871 @ 0xfffff4c9 │ │ │ │ ldmdals r1, {r0, r1, r2, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf83af0c9 │ │ │ │ stccs 6, cr4, [r0, #-16] │ │ │ │ ldclge 4, cr15, [r6], {63} @ 0x3f │ │ │ │ @ instruction: 0xf7c92000 │ │ │ │ - ldrb pc, [r1], #2437 @ 0x985 @ │ │ │ │ + ldrb pc, [r1], #2435 @ 0x983 @ │ │ │ │ andcs r4, r5, #2899968 @ 0x2c4000 │ │ │ │ ldrbtmi r9, [r9], #-2055 @ 0xfffff7f9 │ │ │ │ - ldm r0!, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8!, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r3], -pc, lsr #21 │ │ │ │ tstpvc r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4620447a │ │ │ │ - cdp 7, 1, cr15, cr6, cr8, {5} │ │ │ │ - blls 4b5460 <__read_chk@plt+0x45008c> │ │ │ │ + cdp 7, 4, cr15, cr14, cr8, {5} │ │ │ │ + blls 4b53f0 <__read_chk@plt+0x45001c> │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bvs 7a7dac <__read_chk@plt+0x7429d8> │ │ │ │ + bvs 7a7d3c <__read_chk@plt+0x742968> │ │ │ │ svclt 0x00d8429a │ │ │ │ eorne pc, r2, r1, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ andcs r9, r0, #1114112 @ 0x110000 │ │ │ │ - blx 9f7d1c <__read_chk@plt+0x992948> │ │ │ │ + blx 9f7cac <__read_chk@plt+0x9928d8> │ │ │ │ stmdacs r0, {r4, ip, pc} │ │ │ │ stcge 4, cr15, [ip, #-508]! @ 0xfffffe04 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ - blls 2b4da8 <__read_chk@plt+0x24f9d4> │ │ │ │ - blmi fe8a87a0 <__read_chk@plt+0xfe8433cc> │ │ │ │ + blls 2b4d38 <__read_chk@plt+0x24f964> │ │ │ │ + blmi fe8a8730 <__read_chk@plt+0xfe84335c> │ │ │ │ @ instruction: 0xf85a9913 │ │ │ │ ldmdbcs r3, {r0, r1, ip, sp} │ │ │ │ ldcge 6, cr15, [r0, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ strmi r1, [sl], #-33 @ 0xffffffdf │ │ │ │ svclt 0x00004710 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ @@ -88418,15 +88390,15 @@ │ │ │ │ @ instruction: 0xfffffa55 │ │ │ │ @ instruction: 0xfffffa55 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ @ instruction: 0xfffffa55 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ - bcs 5a21cc <__read_chk@plt+0x53cdf8> │ │ │ │ + bcs 5a215c <__read_chk@plt+0x53cd88> │ │ │ │ mcrge 6, 4, pc, cr14, cr15, {1} @ │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ ldrmi r2, [r3], #-34 @ 0xffffffde │ │ │ │ svclt 0x00004718 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ @@ -88448,135 +88420,135 @@ │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ @ instruction: 0xf43f2801 │ │ │ │ stmdavc r3!, {r1, r3, r4, r5, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdacs r8!, {r1, r2, r4, r5, sl, fp, sp, pc}^ │ │ │ │ ldcge 4, cr15, [r3], #-252 @ 0xffffff04 │ │ │ │ - bl 1a2614 <__read_chk@plt+0x13d240> │ │ │ │ + bl 1a25a4 <__read_chk@plt+0x13d1d0> │ │ │ │ ldr r0, [pc, -r2, asr #10] │ │ │ │ ldrbtmi r4, [fp], #-2917 @ 0xfffff49b │ │ │ │ - blmi 1a20628 <__read_chk@plt+0x19bb254> │ │ │ │ - bls 3c4a58 <__read_chk@plt+0x35f684> │ │ │ │ + blmi 1a205b8 <__read_chk@plt+0x19bb1e4> │ │ │ │ + bls 3c49e8 <__read_chk@plt+0x35f614> │ │ │ │ ldrbtmi r2, [fp], #-1290 @ 0xfffffaf6 │ │ │ │ andcc pc, r8, r9, asr #17 │ │ │ │ tstcs r5, r2, ror #22 │ │ │ │ ldrmi lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ ldrbtmi r2, [fp], #-1042 @ 0xfffffbee │ │ │ │ andcc pc, ip, r9, asr #17 │ │ │ │ strcs r4, [fp, #-2911] @ 0xfffff4a1 │ │ │ │ eorcs lr, r8, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r2, [fp], #-518 @ 0xfffffdfa │ │ │ │ andscc pc, r8, r9, asr #17 │ │ │ │ stmib sp, {r2, r3, r4, r6, r8, r9, fp, lr}^ │ │ │ │ ldrcs r4, [r7], #-1306 @ 0xfffffae6 │ │ │ │ @ instruction: 0xf8c9447b │ │ │ │ - blmi 1747ab0 <__read_chk@plt+0x16e26dc> │ │ │ │ + blmi 1747a40 <__read_chk@plt+0x16e266c> │ │ │ │ stmib sp, {r2, r3, r8, sl, sp}^ │ │ │ │ ldrcs r4, [r9], #-1310 @ 0xfffffae2 │ │ │ │ @ instruction: 0xf8c9447b │ │ │ │ - blmi 1687af0 <__read_chk@plt+0x162271c> │ │ │ │ + blmi 1687a80 <__read_chk@plt+0x16226ac> │ │ │ │ stmib sp, {r0, r2, r3, r8, sl, sp}^ │ │ │ │ strcs r4, [r0], #-1314 @ 0xfffffade │ │ │ │ @ instruction: 0xf8c9447b │ │ │ │ - blmi 15c7b10 <__read_chk@plt+0x156273c> │ │ │ │ + blmi 15c7aa0 <__read_chk@plt+0x15626cc> │ │ │ │ stmib sp, {r8, sl, sp}^ │ │ │ │ ldrbtmi r4, [fp], #-1318 @ 0xfffffada │ │ │ │ eorscc pc, r8, r9, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-2897 @ 0xfffff4af │ │ │ │ eorscc pc, ip, r9, asr #17 │ │ │ │ ldrt r2, [r6], #-775 @ 0xfffffcf9 │ │ │ │ andcs r4, r1, #80896 @ 0x13c00 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ movwcs r9, #8969 @ 0x2309 │ │ │ │ - blmi 1434b44 <__read_chk@plt+0x13cf770> │ │ │ │ + blmi 1434ad4 <__read_chk@plt+0x13cf700> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ - blmi 13f5974 <__read_chk@plt+0x13905a0> │ │ │ │ + blmi 13f5904 <__read_chk@plt+0x1390530> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ - blmi 13b596c <__read_chk@plt+0x1350598> │ │ │ │ + blmi 13b58fc <__read_chk@plt+0x1350528> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ - blmi 1375964 <__read_chk@plt+0x1310590> │ │ │ │ + blmi 13758f4 <__read_chk@plt+0x1310520> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ - blmi 133595c <__read_chk@plt+0x12d0588> │ │ │ │ + blmi 13358ec <__read_chk@plt+0x12d0518> │ │ │ │ @ instruction: 0x4619447b │ │ │ │ - blmi 12f5534 <__read_chk@plt+0x1290160> │ │ │ │ + blmi 12f54c4 <__read_chk@plt+0x12900f0> │ │ │ │ @ instruction: 0x4619447b │ │ │ │ - blmi 12b54cc <__read_chk@plt+0x12500f8> │ │ │ │ + blmi 12b545c <__read_chk@plt+0x1250088> │ │ │ │ @ instruction: 0x4619447b │ │ │ │ - blmi 1275438 <__read_chk@plt+0x1210064> │ │ │ │ + blmi 12753c8 <__read_chk@plt+0x120fff4> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 1235278 <__read_chk@plt+0x11cfea4> │ │ │ │ + blmi 1235208 <__read_chk@plt+0x11cfe34> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 11f5270 <__read_chk@plt+0x118fe9c> │ │ │ │ + blmi 11f5200 <__read_chk@plt+0x118fe2c> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 11b5268 <__read_chk@plt+0x114fe94> │ │ │ │ + blmi 11b51f8 <__read_chk@plt+0x114fe24> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 1175260 <__read_chk@plt+0x110fe8c> │ │ │ │ + blmi 11751f0 <__read_chk@plt+0x110fe1c> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 1134c18 <__read_chk@plt+0x10cf844> │ │ │ │ + blmi 1134ba8 <__read_chk@plt+0x10cf7d4> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 10f4c10 <__read_chk@plt+0x108f83c> │ │ │ │ + blmi 10f4ba0 <__read_chk@plt+0x108f7cc> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 10b4c08 <__read_chk@plt+0x104f834> │ │ │ │ + blmi 10b4b98 <__read_chk@plt+0x104f7c4> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 1075240 <__read_chk@plt+0x100fe6c> │ │ │ │ + blmi 10751d0 <__read_chk@plt+0x100fdfc> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi 1035238 <__read_chk@plt+0xfcfe64> │ │ │ │ + blmi 10351c8 <__read_chk@plt+0xfcfdf4> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi ff5230 <__read_chk@plt+0xf8fe5c> │ │ │ │ + blmi ff51c0 <__read_chk@plt+0xf8fdec> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi fb4be8 <__read_chk@plt+0xf4f814> │ │ │ │ + blmi fb4b78 <__read_chk@plt+0xf4f7a4> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi f74be0 <__read_chk@plt+0xf0f80c> │ │ │ │ + blmi f74b70 <__read_chk@plt+0xf0f79c> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blmi f34bd8 <__read_chk@plt+0xecf804> │ │ │ │ + blmi f34b68 <__read_chk@plt+0xecf794> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ ldrmi lr, [lr], -r8, lsr #8 │ │ │ │ - blmi eb4bcc <__read_chk@plt+0xe4f7f8> │ │ │ │ + blmi eb4b5c <__read_chk@plt+0xe4f788> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ - blcs f5204 <__read_chk@plt+0x8fe30> │ │ │ │ - blge fe438c3c <__read_chk@plt+0xfe3d3868> │ │ │ │ + blcs f5194 <__read_chk@plt+0x8fdc0> │ │ │ │ + blge fe438bcc <__read_chk@plt+0xfe3d37f8> │ │ │ │ ldrbt r2, [fp], -r3, lsl #10 │ │ │ │ - svc 0x003af7a8 │ │ │ │ - ldrsbteq r1, [ip], -r4 │ │ │ │ - eorseq r1, ip, r2, ror #28 │ │ │ │ + svc 0x0072f7a8 │ │ │ │ + eorseq r1, ip, r4, asr #30 │ │ │ │ + ldrsbteq r1, [ip], -r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq lr, lr, ip, lsr #11 │ │ │ │ - andseq r0, sl, lr, lsr #2 │ │ │ │ - eoreq lr, lr, r6, ror r5 │ │ │ │ - andseq r0, ip, lr, lsl #26 │ │ │ │ - andseq r2, sl, ip, ror #4 │ │ │ │ - andseq r0, ip, r8, asr #25 │ │ │ │ - andseq r2, sl, r6, lsr #4 │ │ │ │ - mulseq ip, r8, ip │ │ │ │ - @ instruction: 0x001a21f6 │ │ │ │ - andseq r0, sl, r2, ror r0 │ │ │ │ - andseq r2, r9, ip, lsl r7 │ │ │ │ - eorseq r1, ip, r4, lsr #25 │ │ │ │ - andseq pc, r9, r0, lsl #28 │ │ │ │ - andseq pc, r9, r2, asr #31 │ │ │ │ - strdeq lr, [lr], -r0 @ │ │ │ │ + strhteq lr, [lr], -r0 │ │ │ │ + andseq r0, sl, r2, asr #32 │ │ │ │ + eoreq lr, lr, sl, ror r4 │ │ │ │ + andseq r0, ip, r2, lsr #24 │ │ │ │ + andseq r2, sl, r0, lsl #3 │ │ │ │ + @ instruction: 0x001c0bdc │ │ │ │ + andseq r2, sl, sl, lsr r1 │ │ │ │ + andseq r0, ip, ip, lsr #23 │ │ │ │ + andseq r2, sl, sl, lsl #2 │ │ │ │ + andseq pc, r9, r6, lsl #31 │ │ │ │ + andseq r2, r9, r4, ror #12 │ │ │ │ + eorseq r1, ip, r4, lsl sp │ │ │ │ + andseq pc, r9, r4, lsl sp @ │ │ │ │ + @ instruction: 0x0019fed6 │ │ │ │ + strdeq lr, [lr], -r4 @ │ │ │ │ andeq r1, r0, r4, asr #9 │ │ │ │ - andseq pc, r9, sl, lsr #25 │ │ │ │ - andseq r2, r9, sl, ror #18 │ │ │ │ - andseq pc, r9, r6, ror sp @ │ │ │ │ - @ instruction: 0x0019f6fa │ │ │ │ - andseq pc, r9, r0, ror #26 │ │ │ │ - andseq r7, r9, r4, ror #21 │ │ │ │ - andseq pc, r9, ip, asr #26 │ │ │ │ - andseq lr, r8, r2, lsl #16 │ │ │ │ - andseq pc, r9, lr, lsr sp @ │ │ │ │ - andseq sl, lr, r2, lsl pc │ │ │ │ - andseq pc, r9, r0, lsr ip @ │ │ │ │ - andseq r8, r9, r0, asr #25 │ │ │ │ - strdeq sl, [lr], -r4 @ │ │ │ │ - andseq fp, fp, ip, lsl #4 │ │ │ │ - mlaeq lr, r8, lr, pc @ │ │ │ │ - mlaeq lr, r0, lr, pc @ │ │ │ │ - eoreq pc, lr, r8, lsl #29 │ │ │ │ + @ instruction: 0x0019fbbe │ │ │ │ + @ instruction: 0x001928b2 │ │ │ │ + andseq pc, r9, sl, lsl #25 │ │ │ │ + andseq pc, r9, lr, lsl #12 │ │ │ │ + andseq pc, r9, r4, ror ip @ │ │ │ │ + @ instruction: 0x001979f8 │ │ │ │ + andseq pc, r9, r0, ror #24 │ │ │ │ + andseq lr, r8, sl, asr #14 │ │ │ │ + andseq pc, r9, r2, asr ip @ │ │ │ │ + andseq sl, lr, r6, lsr #28 │ │ │ │ + andseq pc, r9, r4, asr #22 │ │ │ │ + @ instruction: 0x00198bd4 │ │ │ │ + strdeq sl, [lr], -r8 @ │ │ │ │ + andseq fp, fp, r0, lsr #2 │ │ │ │ + mlaeq lr, ip, sp, pc @ │ │ │ │ + mlaeq lr, r4, sp, pc @ │ │ │ │ + eoreq pc, lr, ip, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ andeq r0, r0, r8, lsl #27 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ @@ -88620,70 +88592,70 @@ │ │ │ │ @ instruction: 0x260168dc │ │ │ │ ldrdcs r4, [r0], -r4 @ │ │ │ │ rsbmi r4, r4, #212, 20 @ 0xd4000 │ │ │ │ ldmibmi r4, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ adcscs pc, ip, #12779520 @ 0xc30000 │ │ │ │ @ instruction: 0xf7a82205 │ │ │ │ - andcs lr, r0, #4, 30 │ │ │ │ + andcs lr, r0, #60, 30 @ 0xf0 │ │ │ │ strtmi r9, [r1], -r0 │ │ │ │ @ instruction: 0x46382350 │ │ │ │ - bpl 1763e8 <__read_chk@plt+0x111014> │ │ │ │ + bpl 176378 <__read_chk@plt+0x110fa4> │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ - ldc2l 1, cr15, [r0, #164] @ 0xa4 │ │ │ │ + ldc2l 1, cr15, [r8, #-164]! @ 0xffffff5c │ │ │ │ stmdacs r4, {r1, r9, sl, lr} │ │ │ │ adchi pc, fp, r0 │ │ │ │ svclt 0x0008280e │ │ │ │ streq pc, [r1], -r6, lsl #1 │ │ │ │ adchi pc, r5, r0 │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ @ instruction: 0xf89d8082 │ │ │ │ @ instruction: 0x463b4034 │ │ │ │ andls fp, r7, r4, lsl #3 │ │ │ │ - svc 0x00caf7a8 │ │ │ │ + stmda r2, {r0, r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [fp], -r7, lsl #20 │ │ │ │ ldrtmi r6, [r9], -r5, lsl #16 │ │ │ │ andseq pc, r4, r5, lsr r8 @ │ │ │ │ svclt 0x00580480 │ │ │ │ - blmi 139d04 <__read_chk@plt+0xd4930> │ │ │ │ + blmi 139c94 <__read_chk@plt+0xd48c0> │ │ │ │ svcmi 0x0001f811 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - bcs 104d04 <__read_chk@plt+0x9f930> │ │ │ │ + bcs 104c94 <__read_chk@plt+0x9f8c0> │ │ │ │ @ instruction: 0xf000701c │ │ │ │ @ instruction: 0xf89d808d │ │ │ │ stccs 0, cr5, [r0, #-208] @ 0xffffff30 │ │ │ │ addhi pc, r8, r0 │ │ │ │ @ instruction: 0xf0002d2d │ │ │ │ @ instruction: 0xf10d8134 │ │ │ │ @ instruction: 0xf7a80a24 │ │ │ │ - ldrtmi lr, [ip], -ip, lsr #31 │ │ │ │ + ldrtmi lr, [ip], -r4, ror #31 │ │ │ │ strmi r6, [r0], r1, lsl #16 │ │ │ │ and r4, r6, r2, asr r6 │ │ │ │ - blpl 139d38 <__read_chk@plt+0xd4964> │ │ │ │ + blpl 139cc8 <__read_chk@plt+0xd48f4> │ │ │ │ svcpl 0x0001f814 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf8318088 │ │ │ │ @ instruction: 0xf4133015 │ │ │ │ mvnsle r6, r0, lsl #6 │ │ │ │ @ instruction: 0xf89d7013 │ │ │ │ - blx fed87ddc <__read_chk@plt+0xfed22a08> │ │ │ │ + blx fed87d6c <__read_chk@plt+0xfed22998> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00142d2e │ │ │ │ @ instruction: 0xf0032200 │ │ │ │ - bcs bc560 <__read_chk@plt+0x5718c> │ │ │ │ + bcs bc4f0 <__read_chk@plt+0x5711c> │ │ │ │ sbchi pc, lr, r0, asr #32 │ │ │ │ cmnle sl, r0, lsl #22 │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ @ instruction: 0xf7a84650 │ │ │ │ - stmdavc r3!, {r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavc r3!, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r0, r5, lsl #12 │ │ │ │ @ instruction: 0xf88d2b2e │ │ │ │ svclt 0x00180024 │ │ │ │ @ instruction: 0xf0002701 │ │ │ │ - blcc 129c0cc <__read_chk@plt+0x1236cf8> │ │ │ │ + blcc 129c05c <__read_chk@plt+0x1236c88> │ │ │ │ ldmdale r6!, {r1, r2, r5, r8, r9, fp, sp}^ │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ rsbseq r0, r5, sl, lsl #2 │ │ │ │ rsbseq r0, r5, r5, ror r0 │ │ │ │ rsbseq r0, r5, r6, lsl r1 │ │ │ │ rsbseq r0, r5, r9, lsl r1 │ │ │ │ rsbseq r0, r5, r5, ror r0 │ │ │ │ @@ -88699,55 +88671,55 @@ │ │ │ │ rsbseq r0, r5, r5, ror r0 │ │ │ │ rsbseq r0, r5, r5, ror r0 │ │ │ │ rsbseq r0, r5, sl, lsl #2 │ │ │ │ rsbseq r0, r5, r5, ror r0 │ │ │ │ rsbseq r0, r5, r6, lsl r1 │ │ │ │ stmiblt sp!, {r0, r3, r4, r8}^ │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ - blls 21c130 <__read_chk@plt+0x1b6d5c> │ │ │ │ - bmi fe1042e8 <__read_chk@plt+0xfe09ef14> │ │ │ │ + blls 21c0c0 <__read_chk@plt+0x1b6cec> │ │ │ │ + bmi fe104278 <__read_chk@plt+0xfe09eea4> │ │ │ │ ldmdavs fp, {r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf5039907 │ │ │ │ stmpl sp, {r6, r8, r9, ip, lr} │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdcs r6, [r0], -ip │ │ │ │ @ instruction: 0x26004b7c │ │ │ │ rsbmi r4, r4, #124, 20 @ 0x7c000 │ │ │ │ ldmdbmi ip!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ adcscs pc, ip, #12779520 @ 0xc30000 │ │ │ │ @ instruction: 0xf7a82205 │ │ │ │ - strb lr, [r6, -ip, asr #28] │ │ │ │ - blls 20521c <__read_chk@plt+0x19fe48> │ │ │ │ + strb lr, [r6, -r4, lsl #29] │ │ │ │ + blls 2051ac <__read_chk@plt+0x19fdd8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ str r5, [sl, -r0, asr #6]! │ │ │ │ ldrbtmi r4, [r8], #-2165 @ 0xfffff78b │ │ │ │ cdp2 0, 4, cr15, cr0, cr3, {6} │ │ │ │ - bmi 1dc3e34 <__read_chk@plt+0x1d5ea60> │ │ │ │ + bmi 1dc3dc4 <__read_chk@plt+0x1d5e9f0> │ │ │ │ ldrbtmi r4, [sl], #-2919 @ 0xfffff499 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r2, r0, asr #32 │ │ │ │ pop {r0, r1, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x70158ff0 │ │ │ │ mlacc r4, sp, r8, pc @ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ - blcs be3c4 <__read_chk@plt+0x58ff0> │ │ │ │ + blcs be354 <__read_chk@plt+0x58f80> │ │ │ │ stmdbmi sl!, {r2, r7, ip, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7a82000 │ │ │ │ - andcs lr, r2, #36, 28 @ 0x240 │ │ │ │ + andcs lr, r2, #92, 28 @ 0x5c0 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ strls r2, [r0, -r5] │ │ │ │ - blx 57828c <__read_chk@plt+0x512eb8> │ │ │ │ + blx 57821c <__read_chk@plt+0x512e48> │ │ │ │ @ instruction: 0x4639e7da │ │ │ │ - blx af84b0 <__read_chk@plt+0xa930dc> │ │ │ │ + @ instruction: 0xf9d0f18d │ │ │ │ @ instruction: 0xf13e4405 │ │ │ │ - strmi pc, [r4], -sp, lsr #21 │ │ │ │ + @ instruction: 0x4604fa55 │ │ │ │ suble r2, r4, r0, lsl #28 │ │ │ │ stmdals r6, {r0, r2, r6, r7, r8, r9, sp, lr} │ │ │ │ cdp2 1, 8, cr15, cr4, cr13, {0} │ │ │ │ cmple r4, r0, lsl #16 │ │ │ │ stmdavs fp!, {r0, r2, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf503b193 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -88757,17 +88729,17 @@ │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ andcs r4, r5, #1327104 @ 0x144000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r0, #672]! @ 0x2a0 │ │ │ │ + cdp 7, 2, cr15, cr8, cr8, {5} │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ - stc2l 7, cr15, [r0], {200} @ 0xc8 │ │ │ │ + ldc2 7, cr15, [lr], #800 @ 0x320 │ │ │ │ @ instruction: 0xf1b94605 │ │ │ │ suble r0, r9, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ eorvs r4, r3, r2, lsr #12 │ │ │ │ movwcs r2, #24832 @ 0x6100 │ │ │ │ @ instruction: 0xf1079806 │ │ │ │ movwcs pc, #3619 @ 0xe23 @ │ │ │ │ @@ -88781,32 +88753,32 @@ │ │ │ │ svcge 0x002af53f │ │ │ │ strvs lr, [r5], #-1955 @ 0xfffff85d │ │ │ │ @ instruction: 0xf10d9806 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdals r6, {r1, r3, r4, r5, r7, ip, lr, pc} │ │ │ │ cdp2 1, 5, cr15, cr2, cr13, {0} │ │ │ │ stmdavc r3!, {r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - blcs c8f30 <__read_chk@plt+0x63b5c> │ │ │ │ + blcs c8ec0 <__read_chk@plt+0x63aec> │ │ │ │ @ instruction: 0xf8d8d0a7 │ │ │ │ ldrbmi r0, [r2], -r0 │ │ │ │ @ instruction: 0xf04f2701 │ │ │ │ and r0, r6, sl, lsl #24 │ │ │ │ - blcc 139f48 <__read_chk@plt+0xd4b74> │ │ │ │ + blcc 139ed8 <__read_chk@plt+0xd4b04> │ │ │ │ @ instruction: 0xf707fb0c │ │ │ │ svccc 0x0001f814 │ │ │ │ @ instruction: 0xf830b11b │ │ │ │ streq r1, [r9, #-19] @ 0xffffffed │ │ │ │ strdcs sp, [r0, -r4] │ │ │ │ @ instruction: 0xf89d7011 │ │ │ │ tstlt r8, r4, lsr #32 │ │ │ │ andcs r4, sl, #80, 12 @ 0x5000000 │ │ │ │ - b 15f9e04 <__read_chk@plt+0x1594a30> │ │ │ │ + b fe3f9d94 <__read_chk@plt+0xfe3949c0> │ │ │ │ str r7, [ip, -r3, lsr #16] │ │ │ │ @ instruction: 0xf7c82000 │ │ │ │ - strb pc, [r3, sp, lsr #28] @ │ │ │ │ + strb pc, [r3, fp, lsr #28] @ │ │ │ │ movwcs r9, #26630 @ 0x6806 │ │ │ │ strbmi r4, [r9], -r2, lsr #12 │ │ │ │ andls pc, r0, r4, asr #17 │ │ │ │ ldc2l 1, cr15, [sl, #28] │ │ │ │ stmdbmi r2!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe76a4479 │ │ │ │ cmpcs r0, r5, lsl #22 │ │ │ │ @@ -88815,131 +88787,131 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3588d │ │ │ │ ldrbt r3, [r3], -r0, lsl #5 │ │ │ │ strbmi pc, [sl], #-1103 @ 0xfffffbb1 @ │ │ │ │ ldrcc pc, [sl], #1731 @ 0x6c3 │ │ │ │ @ instruction: 0xf000fb04 │ │ │ │ @ instruction: 0xf18d4639 │ │ │ │ - blx 1fa5ea <__read_chk@plt+0x195216> │ │ │ │ + blx 1fa41a <__read_chk@plt+0x195046> │ │ │ │ strb r0, [r2, -r5, lsl #10]! │ │ │ │ ldrbtvc pc, [sl], #-1103 @ 0xfffffbb1 @ │ │ │ │ vaba.s8 q15, q10, q10 │ │ │ │ vmls.i d18, d0, d0[0] │ │ │ │ strb r0, [pc, pc, lsl #8]! │ │ │ │ - ldcl 7, cr15, [r8], #672 @ 0x2a0 │ │ │ │ - eorseq r2, r6, r8, asr ip │ │ │ │ + ldc 7, cr15, [r0, #-672]! @ 0xfffffd60 │ │ │ │ + eorseq r2, r6, r8, asr #25 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r6, sl, asr #24 │ │ │ │ + ldrhteq r2, [r6], -sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r8, r0, asr #32 │ │ │ │ - ldrshteq r6, [r8], -ip │ │ │ │ - eoreq ip, r9, r4, lsr r7 │ │ │ │ - andseq pc, r9, r6, lsl #24 │ │ │ │ + ldrhteq r7, [r8], -r0 │ │ │ │ + eorseq r7, r8, ip, rrx │ │ │ │ + eoreq ip, r9, r8, asr #12 │ │ │ │ + andseq pc, r9, sl, lsl fp @ │ │ │ │ andeq r0, r0, ip, lsl lr │ │ │ │ - eorseq r6, r8, ip, lsl #29 │ │ │ │ - andseq pc, r9, r0, asr #21 │ │ │ │ - andseq pc, r9, r6, asr #21 │ │ │ │ - @ instruction: 0x0019fad6 │ │ │ │ - eorseq r2, r6, r2, asr sl │ │ │ │ - @ instruction: 0x0019fab4 │ │ │ │ - andseq r2, r9, r6, asr #1 │ │ │ │ - andseq pc, r9, ip, lsl #19 │ │ │ │ + ldrshteq r6, [r8], -ip │ │ │ │ + @ instruction: 0x0019f9d4 │ │ │ │ + @ instruction: 0x0019f9da │ │ │ │ + andseq pc, r9, sl, ror #19 │ │ │ │ + eorseq r2, r6, r2, asr #21 │ │ │ │ + andseq pc, r9, r8, asr #19 │ │ │ │ + andseq r2, r9, lr │ │ │ │ + andseq pc, r9, r0, lsr #17 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec1321c <__read_chk@plt+0xfebade48> │ │ │ │ + bl fec131ac <__read_chk@plt+0xfebaddd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ movwcs r4, #2606 @ 0xa2e │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ movwls r4, #1548 @ 0x60c │ │ │ │ ldmpl r3, {r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stc2 1, cr15, [ip, #52]! @ 0x34 │ │ │ │ strtmi fp, [r8], -r0, lsl #3 │ │ │ │ stc2l 1, cr15, [r0, #52] @ 0x34 │ │ │ │ andcs fp, r0, r0, ror #18 │ │ │ │ - blmi a0e8e8 <__read_chk@plt+0x9a9514> │ │ │ │ + blmi a0e878 <__read_chk@plt+0x9a94a4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1160c0 <__read_chk@plt+0xb0cec> │ │ │ │ + blls 116050 <__read_chk@plt+0xb0c7c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle sp, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ - blx feff8330 <__read_chk@plt+0xfef92f5c> │ │ │ │ - bvs feba8e50 <__read_chk@plt+0xfeb43a7c> │ │ │ │ + blx feff82c0 <__read_chk@plt+0xfef92eec> │ │ │ │ + bvs feba8de0 <__read_chk@plt+0xfeb43a0c> │ │ │ │ rscle r2, sl, r0, lsl #22 │ │ │ │ strcs r4, [r0], -pc, ror #12 │ │ │ │ ands r2, r0, r1, lsl #8 │ │ │ │ ldmdavs pc!, {r1, r2, r3, r4, r6, r8, ip, sp, pc} @ │ │ │ │ svclt 0x00182e01 │ │ │ │ mvnscc pc, #4, 2 │ │ │ │ streq pc, [r0], -pc, asr #32 │ │ │ │ streq pc, [r8, -r7, lsl #2] │ │ │ │ @ instruction: 0xf847bf18 │ │ │ │ - bvs feb8b0a8 <__read_chk@plt+0xfeb25cd4> │ │ │ │ + bvs feb8b038 <__read_chk@plt+0xfeb25c64> │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ movwcs sp, #8975 @ 0x230f │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ @ instruction: 0xf0b04628 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ smlalttlt sp, r6, r6, r1 │ │ │ │ @ instruction: 0x3601683b │ │ │ │ strcc r6, [r1], #-92 @ 0xffffffa4 │ │ │ │ adcmi r6, r3, #700416 @ 0xab000 │ │ │ │ stmdals r0, {r0, r1, r2, r3, r5, r6, r7, r9, ip, lr, pc} │ │ │ │ @ instruction: 0xf13ee7c4 │ │ │ │ - strcs pc, [r1], -r3, asr #19 │ │ │ │ + strcs pc, [r1], -fp, ror #18 │ │ │ │ andvs r6, r4, r8, lsr r0 │ │ │ │ @ instruction: 0xf13ee7e3 │ │ │ │ - bvs feb7a7c8 <__read_chk@plt+0xfeb153f4> │ │ │ │ + bvs feb7a5f8 <__read_chk@plt+0xfeb15224> │ │ │ │ stmib r0, {r0, r8, r9, sp}^ │ │ │ │ ldr r3, [r7, r0, lsl #4]! │ │ │ │ - stcl 7, cr15, [lr], #-672 @ 0xfffffd60 │ │ │ │ - eorseq r2, r6, sl, asr r8 │ │ │ │ + stc 7, cr15, [r6], #672 @ 0x2a0 │ │ │ │ + eorseq r2, r6, sl, asr #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r6, r4, lsr r8 │ │ │ │ + eorseq r2, r6, r4, lsr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ @ instruction: 0xa11cf8df │ │ │ │ - blmi 12a8320 <__read_chk@plt+0x1242f4c> │ │ │ │ + blmi 12a82b0 <__read_chk@plt+0x1242edc> │ │ │ │ ldrbtmi r2, [sl], #1280 @ 0x500 │ │ │ │ andls r4, r5, r6, asr #30 │ │ │ │ @ instruction: 0xf8df468b │ │ │ │ - ldrbtmi r9, [pc], #-280 @ bc114 <__read_chk@plt+0x56d40> │ │ │ │ + ldrbtmi r9, [pc], #-280 @ bc0a4 <__read_chk@plt+0x56cd0> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ ldrvc pc, [r4, -r7, lsl #10]! │ │ │ │ @ instruction: 0x46a844f9 │ │ │ │ strbmi r2, [r9], -r5, lsl #4 │ │ │ │ tstlt sp, #40, 12 @ 0x2800000 │ │ │ │ andcs r4, r0, r0, asr #18 │ │ │ │ @ instruction: 0xf7a84479 │ │ │ │ - ldmdavs r1!, {r1, r2, r3, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r1!, {r1, r2, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ ldceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x232a2478 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d1463a │ │ │ │ stmiavs r9, {r7, r9, ip}^ │ │ │ │ submi r9, r9, #0, 8 │ │ │ │ @ instruction: 0x8c01e9cd │ │ │ │ - blx 19f81e0 <__read_chk@plt+0x1992e0c> │ │ │ │ + blx 19f8170 <__read_chk@plt+0x1992d9c> │ │ │ │ ldmdacs r8!, {r2, r9, sl, lr}^ │ │ │ │ stmdacs r3, {r1, r2, r5, ip, lr, pc} │ │ │ │ stmdacs r1!, {r0, r1, r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf085d12b │ │ │ │ andcs r0, r5, #4194304 @ 0x400000 │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ bicsle r2, fp, r0, lsl #26 │ │ │ │ - ldc 7, cr15, [ip], {168} @ 0xa8 │ │ │ │ + ldcl 7, cr15, [r4], {168} @ 0xa8 │ │ │ │ stmdbmi lr!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a84479 │ │ │ │ - blmi bf73dc <__read_chk@plt+0xb92008> │ │ │ │ + blmi bf744c <__read_chk@plt+0xb92078> │ │ │ │ andcs r4, r4, #1048576 @ 0x100000 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r4, lsl #6 │ │ │ │ ldc2l 7, cr15, [r2, #924] @ 0x39c │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @@ -88958,49 +88930,49 @@ │ │ │ │ ldmdavs r3!, {r0, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrrc 7, 10, pc, lr, cr8 @ │ │ │ │ + ldc 7, cr15, [r6], {168} @ 0xa8 │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ - blx c7a11a <__read_chk@plt+0xc14d46> │ │ │ │ + blx bfa0aa <__read_chk@plt+0xb94cd6> │ │ │ │ strmi r4, [r6], -r2, lsr #12 │ │ │ │ stmdals r5, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0c94629 │ │ │ │ @ instruction: 0x4604f813 │ │ │ │ sbcsle r2, r2, r0, lsl #28 │ │ │ │ @ instruction: 0xf7c82000 │ │ │ │ - @ instruction: 0x4620fcdb │ │ │ │ + @ instruction: 0x4620fcd9 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ svclt 0x00008ff0 │ │ │ │ - eorseq r2, r6, lr, ror r7 │ │ │ │ + eorseq r2, r6, lr, ror #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, r8, lr, ror fp │ │ │ │ - andseq pc, r9, r4, ror #16 │ │ │ │ - andseq pc, r9, r0, lsl #16 │ │ │ │ - andseq pc, r9, ip, asr r8 @ │ │ │ │ + eorseq r6, r8, lr, ror #23 │ │ │ │ + andseq pc, r9, r8, ror r7 @ │ │ │ │ + andseq pc, r9, r4, lsl r7 @ │ │ │ │ + andseq pc, r9, r0, ror r7 @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - andseq pc, r9, r8, lsl r8 @ │ │ │ │ - andseq r1, r9, r2, lsr #27 │ │ │ │ + andseq pc, r9, ip, lsr #14 │ │ │ │ + andseq r1, r9, sl, ror #25 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec1344c <__read_chk@plt+0xfebae078> │ │ │ │ + bl fec133dc <__read_chk@plt+0xfebae008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe1801f4 <__read_chk@plt+0xfe11ae20> │ │ │ │ + bvs fe180184 <__read_chk@plt+0xfe11adb0> │ │ │ │ ldrmi r4, [r7], -lr, lsl #12 │ │ │ │ cmnlt fp, r5, lsl #12 │ │ │ │ strtmi r2, [r1], -r1, lsl #8 │ │ │ │ strcc r4, [r1], #-1576 @ 0xfffff9d8 │ │ │ │ - ldc2 1, cr15, [lr, #232]! @ 0xe8 │ │ │ │ + stc2l 1, cr15, [r6, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0xf890b128 │ │ │ │ @ instruction: 0xf023305f │ │ │ │ @ instruction: 0xf8800301 │ │ │ │ - bvs feb883f4 <__read_chk@plt+0xfeb23020> │ │ │ │ + bvs feb88384 <__read_chk@plt+0xfeb22fb0> │ │ │ │ rscsle r4, r0, #805306378 @ 0x3000000a │ │ │ │ ldmdbvs r3!, {r1, r2, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ ldmdavs r1!, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ ldmdavs r2!, {r0, r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r1, asr r8 @ │ │ │ │ vstrle s4, [r5, #-0] │ │ │ │ addmi r6, sl, #200704 @ 0x31000 │ │ │ │ @@ -89019,15 +88991,15 @@ │ │ │ │ @ instruction: 0x4601f8d7 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldcllt 0, cr2, [r8, #4]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe4fa614 <__read_chk@plt+0xfe495240> │ │ │ │ + bleq fe4fa5a4 <__read_chk@plt+0xfe4951d0> │ │ │ │ strmi r4, [r7], -sp, asr #21 │ │ │ │ vqdmull.s32 q2, d29, d13[0] │ │ │ │ ldrbtmi r4, [sl], #-3404 @ 0xfffff2b4 │ │ │ │ ldrsbteq pc, [ip], r0 @ │ │ │ │ msrls CPSR_fs, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r5, [r9], #2259 @ 0x8d3 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @@ -89047,17 +89019,17 @@ │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strle r0, [fp], #-1691 @ 0xfffff965 │ │ │ │ ldrsbtcc pc, [ip], r7 @ │ │ │ │ teqlt r8, r8 @ │ │ │ │ @ instruction: 0xb12b7803 │ │ │ │ @ instruction: 0xf13aa925 │ │ │ │ - stmdacs r0, {r0, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, fp, ip, sp, lr, pc} │ │ │ │ cmpphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bpl fe0f9778 <__read_chk@plt+0xfe0943a4> │ │ │ │ + bpl fe0f9708 <__read_chk@plt+0xfe094334> │ │ │ │ ldrdcc pc, [r8], #138 @ 0x8a │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcge 0, cr8, [r2], {253} @ 0xfd │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf1062001 │ │ │ │ eorvs pc, r0, r9, lsr #24 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -89075,25 +89047,25 @@ │ │ │ │ ldrbtmi r8, [r8], #652 @ 0x28c │ │ │ │ stmiavs sp!, {r0, r1, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs r6!, {r1, r5, r7, pc} │ │ │ │ strbmi r2, [r1], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8d62000 │ │ │ │ @ instruction: 0xf7a8b018 │ │ │ │ - @ instruction: 0x4601eb76 │ │ │ │ + strmi lr, [r1], -lr, lsr #23 │ │ │ │ @ instruction: 0x47d84630 │ │ │ │ stmdavs r9!, {r5, fp, sp, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ andcs r6, sl, r1, lsr #16 │ │ │ │ ldrmi r6, [r8, fp, lsl #18] │ │ │ │ ldmibmi r6, {r1, r2, r5, fp, sp, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf8d64479 │ │ │ │ @ instruction: 0xf7a8b018 │ │ │ │ - strmi lr, [r1], -r2, ror #22 │ │ │ │ + @ instruction: 0x4601eb9a │ │ │ │ @ instruction: 0x47d84630 │ │ │ │ stmdavs r8!, {r1, r2, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xb018f8d6 │ │ │ │ @ instruction: 0xf940f110 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmibmi sp, {r3, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrbtmi r6, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ @@ -89105,27 +89077,27 @@ │ │ │ │ @ instruction: 0xf1214479 │ │ │ │ @ instruction: 0x4606fe5f │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r1!, {r1, r3, r5, r7, pc} │ │ │ │ stmdbvs fp, {r3, r5, sp} │ │ │ │ stmdavs fp!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ stmdavs r6!, {r2, r5, r6, sp} │ │ │ │ - blx 1966e2 <__read_chk@plt+0x13130e> │ │ │ │ + blx 196672 <__read_chk@plt+0x13129e> │ │ │ │ @ instruction: 0xf8d6f000 │ │ │ │ @ instruction: 0xf18cb018 │ │ │ │ - @ instruction: 0xf110ff43 │ │ │ │ + @ instruction: 0xf110feeb │ │ │ │ @ instruction: 0x4601f919 │ │ │ │ @ instruction: 0x47d84630 │ │ │ │ ldmdbmi ip!, {r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdavs r6!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ andcs r4, r5, #1998848 @ 0x1e8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xb018f8d6 │ │ │ │ - bl 8fa30c <__read_chk@plt+0x894f38> │ │ │ │ + bl 16fa29c <__read_chk@plt+0x1694ec8> │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdavs r6!, {r3, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d668a8 │ │ │ │ @ instruction: 0xf110b018 │ │ │ │ @ instruction: 0x4601f8ff │ │ │ │ @ instruction: 0x47d84630 │ │ │ │ stmdavs r8!, {r0, r4, r5, r6, r8, fp, lr} │ │ │ │ @@ -89138,130 +89110,130 @@ │ │ │ │ cdp2 1, 1, cr15, cr14, cr1, {1} │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ svcge 0x007ff47f │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ stmdbmi r9!, {r0, r2, r9, sp}^ │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r4, #5241 @ 0x1479 │ │ │ │ - b ffe7a360 <__read_chk@plt+0xffe14f8c> │ │ │ │ + bl c7a2f0 <__read_chk@plt+0xc14f1c> │ │ │ │ strmi r9, [r1], -r1, lsl #22 │ │ │ │ @ instruction: 0x47984658 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrtmi r6, [r0], -sl, ror #16 │ │ │ │ @ instruction: 0x3018f8db │ │ │ │ movwls r2, #6657 @ 0x1a01 │ │ │ │ addhi pc, r8, r0 │ │ │ │ ldrbtmi r4, [r9], #-2399 @ 0xfffff6a1 │ │ │ │ @ instruction: 0xf7a82205 │ │ │ │ - blls 137078 <__read_chk@plt+0xd1ca4> │ │ │ │ + blls 1370e8 <__read_chk@plt+0xd1d14> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ stmiavs sp!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ stcge 15, cr10, [r3, #-376] @ 0xfffffe88 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7a74628 │ │ │ │ - stmdavs r0!, {r2, r3, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xffb4f106 │ │ │ │ andcs r4, r5, #1392640 @ 0x154000 │ │ │ │ ldrbtmi r9, [r9], #-3 │ │ │ │ movwcs r2, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf7a89304 │ │ │ │ - ldmdbmi r2, {r1, r3, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r2, {r1, r8, r9, fp, sp, lr, pc}^ │ │ │ │ andls r2, r5, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - b ff17a3c8 <__read_chk@plt+0xff114ff4> │ │ │ │ + b fff7a358 <__read_chk@plt+0xfff14f84> │ │ │ │ movwcs r4, #2639 @ 0xa4f │ │ │ │ @ instruction: 0x93209007 │ │ │ │ stmdage fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sp} │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ tstcs r5, #3358720 @ 0x334000 │ │ │ │ movwls r2, #41501 @ 0xa21d │ │ │ │ - svc 0x007af7a7 │ │ │ │ + svc 0x00b2f7a7 │ │ │ │ @ instruction: 0xf01d4628 │ │ │ │ @ instruction: 0x4620f933 │ │ │ │ - blx ff8968 <__read_chk@plt+0xf93594> │ │ │ │ + blx ff88f8 <__read_chk@plt+0xf93524> │ │ │ │ ldrdcc pc, [r8], #138 @ 0x8a │ │ │ │ @ instruction: 0xf507b123 │ │ │ │ andcc r5, r8, r6, lsl #1 │ │ │ │ - blx 4f8a74 <__read_chk@plt+0x4936a0> │ │ │ │ - blmi c8ee6c <__read_chk@plt+0xc29a98> │ │ │ │ + @ instruction: 0xf9b8f145 │ │ │ │ + blmi c8edfc <__read_chk@plt+0xc29a28> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ vrhadd.s8 , , │ │ │ │ pop {r2, r3, r6, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf8d48ff0 │ │ │ │ andcs fp, r5, #0 │ │ │ │ @ instruction: 0xf8db493a │ │ │ │ ldrbtmi r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf7a89301 │ │ │ │ - blls 136fcc <__read_chk@plt+0xd1bf8> │ │ │ │ + blls 13703c <__read_chk@plt+0xd1c68> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8d44798 │ │ │ │ stmdavs sl!, {ip, sp, pc}^ │ │ │ │ @ instruction: 0xf8db4630 │ │ │ │ - bcs 108608 <__read_chk@plt+0xa3234> │ │ │ │ + bcs 108598 <__read_chk@plt+0xa31c4> │ │ │ │ eorle r9, r2, r1, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #-2353 @ 0xfffff6cf │ │ │ │ @ instruction: 0xf7a82205 │ │ │ │ - blls 136fa8 <__read_chk@plt+0xd1bd4> │ │ │ │ + blls 137018 <__read_chk@plt+0xd1c44> │ │ │ │ ldrbmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xe7344798 │ │ │ │ - blmi 68ee78 <__read_chk@plt+0x629aa4> │ │ │ │ + blmi 68ee08 <__read_chk@plt+0x629a34> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blmi b30a54 <__read_chk@plt+0xacb680> │ │ │ │ + blmi b309e4 <__read_chk@plt+0xacb610> │ │ │ │ tstcs r1, r5, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ stclmi 2, cr15, [ip, #-52] @ 0xffffffcc │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ stmdblt r8, {r0, r1, r2, r6, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2340 @ 0xfffff6dc │ │ │ │ stmdbmi r4!, {r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7db4479 │ │ │ │ ldrsbteq pc, [ip], r7 @ │ │ │ │ msrcc LR_usr, sp │ │ │ │ - blx 10f8b8e <__read_chk@plt+0x10937ba> │ │ │ │ - blmi 8f60a8 <__read_chk@plt+0x890cd4> │ │ │ │ + blx ffaf8b1c <__read_chk@plt+0xffa93748> │ │ │ │ + blmi 8f6038 <__read_chk@plt+0x890c64> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf934f047 │ │ │ │ @ instruction: 0xf7a8e7a4 │ │ │ │ - svclt 0x0000e9d2 │ │ │ │ - mlaseq r6, r6, r5, r2 │ │ │ │ + svclt 0x0000ea0a │ │ │ │ + eorseq r2, r6, r6, lsl #12 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r6, sl, lsl #11 │ │ │ │ - andseq pc, r9, r2, lsr #13 │ │ │ │ - andseq r8, sl, r4, ror r8 │ │ │ │ - @ instruction: 0x0019f6b6 │ │ │ │ - andseq pc, r9, r8, lsl #13 │ │ │ │ - andseq pc, r9, lr, ror #12 │ │ │ │ - andseq pc, r9, r8, ror #12 │ │ │ │ - mulseq sl, r0, r3 │ │ │ │ - andseq pc, r9, lr, lsr #12 │ │ │ │ - andseq pc, r9, r6, lsr #12 │ │ │ │ - andseq pc, r9, ip, ror #11 │ │ │ │ - @ instruction: 0x0019f5fe │ │ │ │ - andseq r2, sl, lr, lsl #6 │ │ │ │ - eoreq r9, lr, r0, asr #19 │ │ │ │ - andseq r8, sl, sl, ror #23 │ │ │ │ - andseq pc, r9, r6, lsr #10 │ │ │ │ - andseq pc, r9, ip, lsr #10 │ │ │ │ + ldrshteq r2, [r6], -sl │ │ │ │ + @ instruction: 0x0019f5b6 │ │ │ │ + andseq r8, sl, r8, lsl #15 │ │ │ │ + andseq pc, r9, sl, asr #11 │ │ │ │ + mulseq r9, ip, r5 │ │ │ │ + andseq pc, r9, r2, lsl #11 │ │ │ │ + andseq pc, r9, ip, ror r5 @ │ │ │ │ + andseq r2, sl, r4, lsr #5 │ │ │ │ + andseq pc, r9, r2, asr #10 │ │ │ │ + andseq pc, r9, sl, lsr r5 @ │ │ │ │ + andseq pc, r9, r0, lsl #10 │ │ │ │ + andseq pc, r9, r2, lsl r5 @ │ │ │ │ + andseq r2, sl, r2, lsr #4 │ │ │ │ + eoreq r9, lr, r4, asr #17 │ │ │ │ + @ instruction: 0x001a8afe │ │ │ │ + andseq pc, r9, sl, lsr r4 @ │ │ │ │ + andseq pc, r9, r0, asr #8 │ │ │ │ andeq r0, r0, ip, asr #22 │ │ │ │ - eorseq r2, r6, r0, lsr #6 │ │ │ │ - eoreq r9, lr, lr, ror #17 │ │ │ │ - andseq sl, fp, r6, lsl #10 │ │ │ │ - eorseq r2, r6, r0, asr #5 │ │ │ │ - andseq pc, r9, sl, lsl r4 @ │ │ │ │ - andseq r8, sl, sl, lsl r6 │ │ │ │ - andseq sl, r9, r0, lsr #19 │ │ │ │ - andseq pc, r8, lr, ror #2 │ │ │ │ + mlaseq r6, r0, r3, r2 │ │ │ │ + strdeq r9, [lr], -r2 @ │ │ │ │ + andseq sl, fp, sl, lsl r4 │ │ │ │ + eorseq r2, r6, r0, lsr r3 │ │ │ │ + andseq pc, r9, lr, lsr #6 │ │ │ │ + andseq r8, sl, lr, lsr #10 │ │ │ │ + @ instruction: 0x0019a8b4 │ │ │ │ + ldrheq pc, [r8], -r6 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ smlalslt r4, r9, r9, sp │ │ │ │ @ instruction: 0x46064f99 │ │ │ │ ldrbtmi r4, [sp], #-3225 @ 0xfffff367 │ │ │ │ @@ -89276,67 +89248,67 @@ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3115f893 │ │ │ │ biceq pc, r0, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmibmi sp, {r0, r4, r5, r6, r7, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - blpl 10f9b00 <__read_chk@plt+0x109472c> │ │ │ │ - stmib r0!, {r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blpl 10f9a90 <__read_chk@plt+0x10946bc> │ │ │ │ + b 6fa51c <__read_chk@plt+0x695148> │ │ │ │ strmi sl, [r1], -r5, asr #22 │ │ │ │ ldrmi r2, [r8], -r8, asr #5 │ │ │ │ @ instruction: 0xf7a89309 │ │ │ │ - @ instruction: 0xf8dbecda │ │ │ │ + @ instruction: 0xf8dbed12 │ │ │ │ stmdacs sl, {r2, r5, r6, r7, r9} │ │ │ │ rschi pc, pc, r0 │ │ │ │ stcge 15, cr10, [ip, #-272] @ 0xfffffef0 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5062361 │ │ │ │ movwls r5, #23115 @ 0x5a4b │ │ │ │ @ instruction: 0xf10a463b │ │ │ │ strbmi r0, [pc], -r4, lsr #20 │ │ │ │ ldrmi r4, [r9], ip, lsr #12 │ │ │ │ rsbvs r9, r7, r6, lsl #10 │ │ │ │ ldc2l 1, cr15, [lr], #-16 │ │ │ │ strmi r6, [r5], -r0, ror #1 │ │ │ │ - bcs da838 <__read_chk@plt+0x75464> │ │ │ │ + bcs da7c8 <__read_chk@plt+0x753f4> │ │ │ │ sbchi pc, sl, r0 │ │ │ │ - b fe8fa5d8 <__read_chk@plt+0xfe895204> │ │ │ │ + b ff6fa568 <__read_chk@plt+0xff695194> │ │ │ │ stmdavs r0, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ ldmdavc sl, {r0, sp, lr, pc}^ │ │ │ │ @ instruction: 0x469cb332 │ │ │ │ - blpl 13a794 <__read_chk@plt+0xd53c0> │ │ │ │ + blpl 13a724 <__read_chk@plt+0xd5350> │ │ │ │ andscs pc, r5, r0, lsr r8 @ │ │ │ │ ldrbtle r0, [r6], #1426 @ 0x592 │ │ │ │ - ldcl 7, cr15, [r6, #-672] @ 0xfffffd60 │ │ │ │ + stc 7, cr15, [lr, #672] @ 0x2a0 │ │ │ │ strbmi r6, [r8], -r3, lsl #16 │ │ │ │ tstppl r0, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ eorcc pc, r5, r3, asr r8 @ │ │ │ │ @ instruction: 0xf1466023 │ │ │ │ - @ instruction: 0xf8d6fdaf │ │ │ │ + @ instruction: 0xf8d6fd57 │ │ │ │ andcs r3, r1, #192 @ 0xc0 │ │ │ │ smlatblt r3, r0, r0, r6 │ │ │ │ @ instruction: 0xf85a6b9a │ │ │ │ ldrcc r3, [r0], #-2820 @ 0xfffff4fc │ │ │ │ @ instruction: 0xf8da429a │ │ │ │ svclt 0x00040000 │ │ │ │ stccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ ldclne 3, cr9, [fp], #-20 @ 0xffffffec │ │ │ │ andle r2, r4, sl, lsl #16 │ │ │ │ bfc r4, (invalid: 12:8) │ │ │ │ mulpl r1, ip, r8 │ │ │ │ stcls 7, cr14, [r6, #-880] @ 0xfffffc90 │ │ │ │ @ instruction: 0x011f1cbc │ │ │ │ - blvc 16b7e1c <__read_chk@plt+0x1652a48> │ │ │ │ + blvc 16b7dac <__read_chk@plt+0x16529d8> │ │ │ │ ldmdami sp, {r1, r3, r5, r6, r7, r8, fp, ip}^ │ │ │ │ @ instruction: 0x01249206 │ │ │ │ stc 4, cr4, [r2, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf1467b00 │ │ │ │ - @ instruction: 0xf8d8fd89 │ │ │ │ - bls 2487b8 <__read_chk@plt+0x1e33e4> │ │ │ │ + @ instruction: 0xf8d8fd31 │ │ │ │ + bls 248748 <__read_chk@plt+0x1e3374> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8936090 │ │ │ │ @ instruction: 0x07193115 │ │ │ │ ldmdbmi r5, {r2, r3, r6, r8, sl, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2901 @ 0xfffff4ab │ │ │ │ @ instruction: 0xf04f60d1 │ │ │ │ strdpl r3, [sl, -pc]! │ │ │ │ @@ -89351,24 +89323,24 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133115 │ │ │ │ teqle r6, r8, lsl #6 │ │ │ │ @ instruction: 0x9c084a46 │ │ │ │ stmdbls r7, {r1, r8, r9, ip, pc} │ │ │ │ andls r5, r1, #10616832 @ 0xa20000 │ │ │ │ - blls 2051f4 <__read_chk@plt+0x19fe20> │ │ │ │ + blls 205184 <__read_chk@plt+0x19fdb0> │ │ │ │ strtmi r9, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0229809 │ │ │ │ ldmdacs r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf89bd027 │ │ │ │ ldmdacs r2!, {r2, r4, r5, r6, r7, ip, sp}^ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, fp, lsl #17 │ │ │ │ @ instruction: 0xf600d04c │ │ │ │ - bls 34cb18 <__read_chk@plt+0x2e7744> │ │ │ │ + bls 34caa8 <__read_chk@plt+0x2e76d4> │ │ │ │ streq lr, [r0], r6, lsl #22 │ │ │ │ andsvs r6, r3, r3, ror r8 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5032601 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r2, [r2], -r7, lsr #2 │ │ │ │ @ instruction: 0xf893bf42 │ │ │ │ @@ -89381,24 +89353,24 @@ │ │ │ │ strdpl r3, [sl, -pc]! │ │ │ │ stmdami sp!, {r3, r6, r7, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r8], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xf918f0c3 │ │ │ │ stcge 7, cr3, [sl], {8} │ │ │ │ @ instruction: 0x4628443d │ │ │ │ @ instruction: 0xf12d3d10 │ │ │ │ - adcmi pc, r5, #3522560 @ 0x35c000 │ │ │ │ + adcmi pc, r5, #2080768 @ 0x1fc000 │ │ │ │ @ instruction: 0xf8d8d1f9 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdacc r2, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xff94f7f1 │ │ │ │ - blmi 70f12c <__read_chk@plt+0x6a9d58> │ │ │ │ + blmi 70f0bc <__read_chk@plt+0x6a9ce8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1e96918 <__read_chk@plt+0x1e31544> │ │ │ │ + blls 1e968a8 <__read_chk@plt+0x1e314d4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle ip, r0, lsl #6 │ │ │ │ rsbslt r4, r9, r0, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x4618491b │ │ │ │ smlsdx ip, r9, r4, r4 │ │ │ │ strb r7, [r1, -r5, lsl #16] │ │ │ │ @@ -89408,30 +89380,30 @@ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ andsvs r9, r3, fp, lsl #20 │ │ │ │ rsbcs lr, r1, #45613056 @ 0x2b80000 │ │ │ │ movwcs r2, #1025 @ 0x401 │ │ │ │ andls sl, r5, #12, 26 @ 0x300 │ │ │ │ movwcs lr, #5973 @ 0x1755 │ │ │ │ @ instruction: 0xf7a8e7f4 │ │ │ │ - svclt 0x0000e864 │ │ │ │ + svclt 0x0000e89c │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ - ldrsbteq r2, [r6], -lr │ │ │ │ - ldrsbteq r2, [r6], -ip │ │ │ │ + eorseq r2, r6, lr, asr #4 │ │ │ │ + eorseq r2, r6, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0019f3bc │ │ │ │ - andseq sl, fp, r4, ror r6 │ │ │ │ - mlaeq r6, sl, fp, r3 │ │ │ │ + @ instruction: 0x0019f2d0 │ │ │ │ + andseq sl, fp, r8, lsl #11 │ │ │ │ + eoreq r3, r6, lr, lsr #21 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ - ldrdeq pc, [lr], -sl @ │ │ │ │ - andseq pc, r9, r6, ror r2 @ │ │ │ │ - ldrsbteq r1, [r6], -ip │ │ │ │ - @ instruction: 0x0019f1f0 │ │ │ │ + ldrdeq lr, [lr], -lr @ │ │ │ │ + andseq pc, r9, sl, lsl #3 │ │ │ │ + eorseq r2, r6, ip, asr #32 │ │ │ │ + andseq pc, r9, r4, lsl #2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, fp, lsr #26 │ │ │ │ strmi r4, [pc], -fp, lsr #24 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ @@ -89444,60 +89416,60 @@ │ │ │ │ ldmdavs r3!, {r0, r1, sp, lr} │ │ │ │ ldrdls pc, [r8], -r3 │ │ │ │ @ instruction: 0xff38f04d │ │ │ │ strbmi r6, [r3], -r9, lsr #16 │ │ │ │ ldrtmi r9, [sl], -r0, lsl #2 │ │ │ │ @ instruction: 0x46696830 │ │ │ │ ldmiblt r0, {r5, r7, r8, r9, sl, lr}^ │ │ │ │ - cdp2 1, 0, cr15, cr12, cr11, {1} │ │ │ │ + ldc2 1, cr15, [r4, #172]! @ 0xac │ │ │ │ @ instruction: 0xff7cf04d │ │ │ │ @ instruction: 0xf87ef050 │ │ │ │ @ instruction: 0xf8c36833 │ │ │ │ @ instruction: 0xf1b99008 │ │ │ │ andle r0, r0, r0, lsl #30 │ │ │ │ andcs r4, r0, r8, asr #15 │ │ │ │ - blmi 60f204 <__read_chk@plt+0x5a9e30> │ │ │ │ + blmi 60f194 <__read_chk@plt+0x5a9dc0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 116a14 <__read_chk@plt+0xb1640> │ │ │ │ + blls 1169a4 <__read_chk@plt+0xb15d0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle ip, r0, lsl #6 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ - blls dd97c <__read_chk@plt+0x785a8> │ │ │ │ + blls dd90c <__read_chk@plt+0x78538> │ │ │ │ eorvs r4, fp, r4, lsl #12 │ │ │ │ - stc2l 1, cr15, [lr, #172]! @ 0xac │ │ │ │ + ldc2 1, cr15, [r6, #172] @ 0xac │ │ │ │ @ instruction: 0xff5ef04d │ │ │ │ @ instruction: 0xf860f050 │ │ │ │ @ instruction: 0xf8c36833 │ │ │ │ @ instruction: 0xf1b99008 │ │ │ │ andle r0, r0, r0, lsl #30 │ │ │ │ stccs 7, cr4, [r1], {200} @ 0xc8 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x0116f893 │ │ │ │ subne pc, r0, r0, asr #7 │ │ │ │ - @ instruction: 0xf7a7e7d8 │ │ │ │ - svclt 0x0000efe6 │ │ │ │ - eorseq r1, r6, r8, lsr pc │ │ │ │ + @ instruction: 0xf7a8e7d8 │ │ │ │ + svclt 0x0000e81e │ │ │ │ + eorseq r1, r6, r8, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r6, r0, lsr pc │ │ │ │ + eorseq r1, r6, r0, lsr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r6, r0, ror #29 │ │ │ │ + eorseq r1, r6, r0, asr pc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - beq cfad50 <__read_chk@plt+0xc9597c> │ │ │ │ + beq cface0 <__read_chk@plt+0xc9590c> │ │ │ │ stcpl 5, cr15, [sp, #692]! @ 0x2b4 │ │ │ │ addlt r4, r3, r7, lsl #12 │ │ │ │ @ instruction: 0xf50d460e │ │ │ │ @ instruction: 0xf50d54ae │ │ │ │ ldrcc r5, [r0], #-173 @ 0xffffff53 │ │ │ │ andls r3, r7, #4 │ │ │ │ - blcs ff0fadb8 <__read_chk@plt+0xff0959e4> │ │ │ │ + blcs ff0fad48 <__read_chk@plt+0xff095974> │ │ │ │ @ instruction: 0xf8df930c │ │ │ │ ldrbtmi r3, [sl], #-3008 @ 0xfffff440 │ │ │ │ strls r6, [r8], #-2084 @ 0xfffff7dc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ ldrbtmi r3, [fp], #-2992 @ 0xfffff450 │ │ │ │ @@ -89518,55 +89490,55 @@ │ │ │ │ adcpl pc, lr, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x96003218 │ │ │ │ strtmi r4, [r1], -fp, lsr #12 │ │ │ │ ldmdavs r2, {r3, r4, r5, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [ip], #-992 @ 0xfffffc20 │ │ │ │ stmdacs r0, {r0, r3, ip, pc} │ │ │ │ subshi pc, r8, #0 │ │ │ │ - blcs d6e9c <__read_chk@plt+0x71ac8> │ │ │ │ + blcs d6e2c <__read_chk@plt+0x71a58> │ │ │ │ ldrhi pc, [r8], -r0 │ │ │ │ @ instruction: 0xf8b32200 │ │ │ │ @ instruction: 0xf8d310b0 │ │ │ │ strbeq r3, [sp], -r4, asr #1 │ │ │ │ andcc fp, r1, #88, 30 @ 0x160 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0x63b5f50d │ │ │ │ - blge 8e16fc <__read_chk@plt+0x87c328> │ │ │ │ - blne efae50 <__read_chk@plt+0xe95a7c> │ │ │ │ + blge 8e168c <__read_chk@plt+0x87c2b8> │ │ │ │ + blne efade0 <__read_chk@plt+0xe95a0c> │ │ │ │ @ instruction: 0xac222a01 │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ addsvs r0, r9, r4, lsl r0 │ │ │ │ - blne bfae60 <__read_chk@plt+0xb95a8c> │ │ │ │ + blne bfadf0 <__read_chk@plt+0xb95a1c> │ │ │ │ ldrbtmi r9, [r9], #-1049 @ 0xfffffbe7 │ │ │ │ @ instruction: 0xf04f60d9 │ │ │ │ svclt 0x00d80102 │ │ │ │ stmib sp, {r0, r8, r9, sp}^ │ │ │ │ ldcle 1, cr0, [r8, #-128] @ 0xffffff80 │ │ │ │ - blne 6fae78 <__read_chk@plt+0x695aa4> │ │ │ │ + blne 6fae08 <__read_chk@plt+0x695a34> │ │ │ │ ldrbtmi r2, [r9], #-16 │ │ │ │ @ instruction: 0xf8df6199 │ │ │ │ ldrbtmi r1, [r9], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0xf8df61d9 │ │ │ │ ldrbtmi r1, [r9], #-2832 @ 0xfffff4f0 │ │ │ │ @ instruction: 0xf8df6299 │ │ │ │ ldrbtmi r1, [r9], #-2828 @ 0xfffff4f4 │ │ │ │ movwcs r6, #13017 @ 0x32d9 │ │ │ │ stmib sp, {r1, r3, r8, sp}^ │ │ │ │ andcs r0, lr, r4, lsr #2 │ │ │ │ stmib sp, {r0, r1, r3, r8, sp}^ │ │ │ │ @ instruction: 0xf8df0128 │ │ │ │ ldmdals r5, {r3, r4, r5, r6, r7, r9, fp, ip} │ │ │ │ andlt pc, r1, r0, asr r8 @ │ │ │ │ - bne ffcfaeb4 <__read_chk@plt+0xffc95ae0> │ │ │ │ + bne ffcfae44 <__read_chk@plt+0xffc95a70> │ │ │ │ tstls r8, r9, ror r4 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0114f891 │ │ │ │ svclt 0x00580704 │ │ │ │ - beq fe0f8f84 <__read_chk@plt+0xfe093bb0> │ │ │ │ + beq fe0f8f14 <__read_chk@plt+0xfe093b40> │ │ │ │ @ instruction: 0x81a8f100 │ │ │ │ msreq CPSR_sx, r1 @ │ │ │ │ @ instruction: 0xf1000700 │ │ │ │ ldmdals r7, {r2, r3, r6, r8, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r0, {r0, r5, r6, r8, pc} │ │ │ │ stmdacc r1, {r0, r2, r3, ip, pc} │ │ │ │ @@ -89576,24 +89548,24 @@ │ │ │ │ stccs 12, cr9, [r0], {22} │ │ │ │ cmpphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ strls r6, [lr], #-2084 @ 0xfffff7dc │ │ │ │ stccs 12, cr3, [r1], {1} │ │ │ │ strhi pc, [sp], #-576 @ 0xfffffdc0 │ │ │ │ strls r2, [lr], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf8919414 │ │ │ │ - bcs 101014 <__read_chk@plt+0x9bc40> │ │ │ │ + bcs 100fa4 <__read_chk@plt+0x9bbd0> │ │ │ │ cmpphi r4, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1400749 │ │ │ │ mrrcne 1, 5, r8, sl, cr8 │ │ │ │ setend le │ │ │ │ ldrbmi r0, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ - bl 33cff8 <__read_chk@plt+0x2d7c24> │ │ │ │ + bl 33cf88 <__read_chk@plt+0x2d7bb4> │ │ │ │ @ instruction: 0xf1020e05 │ │ │ │ ldrbmi r0, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ - bl 3613e4 <__read_chk@plt+0x2fc010> │ │ │ │ + bl 361374 <__read_chk@plt+0x2fbfa0> │ │ │ │ @ instruction: 0xf04f0c04 │ │ │ │ andls r3, pc, #-268435441 @ 0xf000000f │ │ │ │ @ instruction: 0xf04f9a0a │ │ │ │ vst2.8 {d16,d18}, [pc], sl │ │ │ │ vmlal.s8 , d20, d0 │ │ │ │ movwcc r0, #10240 @ 0x2800 │ │ │ │ stmdbhi r0, {r0, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @@ -89601,58 +89573,58 @@ │ │ │ │ @ instruction: 0xf84a090b │ │ │ │ vhadd.s8 d17, d0, d5 │ │ │ │ vmlal.s8 , d4, d1 │ │ │ │ @ instruction: 0xf8ce0800 │ │ │ │ stmib r2, {r2, ip}^ │ │ │ │ @ instruction: 0xf84a8900 │ │ │ │ @ instruction: 0xf8cc1004 │ │ │ │ - bls 380c0c <__read_chk@plt+0x31b838> │ │ │ │ + bls 380b9c <__read_chk@plt+0x31b7c8> │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r8} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strtvs pc, [r5], #1442 @ 0x5a2 │ │ │ │ - bl 1e1c54 <__read_chk@plt+0x17c880> │ │ │ │ + bl 1e1be4 <__read_chk@plt+0x17c810> │ │ │ │ andsls r1, r3, #0, 4 │ │ │ │ - bcs 6faf90 <__read_chk@plt+0x695bbc> │ │ │ │ + bcs 6faf20 <__read_chk@plt+0x695b4c> │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ andhi pc, r0, r1, lsl #17 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ ldrmi r5, [r3], -r1, ror #1 │ │ │ │ @ instruction: 0xf60d9a15 │ │ │ │ @ instruction: 0xf8db14e8 │ │ │ │ ldmpl r3, {ip}^ │ │ │ │ - blge 82185c <__read_chk@plt+0x7bc488> │ │ │ │ + blge 8217ec <__read_chk@plt+0x7bc418> │ │ │ │ subhi pc, r4, sp, asr #17 │ │ │ │ stmiavs fp, {r4, r8, r9, ip, pc}^ │ │ │ │ ldrdcc pc, [r4], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46c1815b │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mvnshi pc, #0 │ │ │ │ sbccs r6, r8, #3342336 @ 0x330000 │ │ │ │ ldmvs r8, {r3, r6, r8, fp, sp, pc}^ │ │ │ │ movwls r2, #770 @ 0x302 │ │ │ │ @ instruction: 0xf10e2310 │ │ │ │ - bls 33acb8 <__read_chk@plt+0x2d58e4> │ │ │ │ + bls 33ac48 <__read_chk@plt+0x2d5874> │ │ │ │ tstcs r9, #5242880 @ 0x500000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf10f980a │ │ │ │ - blls 2fc030 <__read_chk@plt+0x296c5c> │ │ │ │ + blls 2fbfc0 <__read_chk@plt+0x296bec> │ │ │ │ andcs r9, r1, #134217728 @ 0x8000000 │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andpl lr, r3, sp, asr #19 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - stmdb r0!, {r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r8, {r3, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ @ instruction: 0x46202bb8 │ │ │ │ @ instruction: 0xf7a8685d │ │ │ │ - andcc lr, r7, ip, lsl #18 │ │ │ │ + andcc lr, r7, r4, asr #18 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ orrhi pc, lr, #192 @ 0xc0 │ │ │ │ eorle r4, fp, #1342177288 @ 0x50000008 │ │ │ │ ldmdavc fp, {r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8dbb343 │ │ │ │ ldmvs fp, {ip, sp}^ │ │ │ │ @@ -89669,55 +89641,55 @@ │ │ │ │ ldc2 1, cr15, [r0], #60 @ 0x3c │ │ │ │ stmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andpl lr, r1, sp, asr #19 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1568 @ 0x620 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7a84619 │ │ │ │ - movwcs lr, #2278 @ 0x8e6 │ │ │ │ - blcc feefaf20 <__read_chk@plt+0xfee95b4c> │ │ │ │ + movwcs lr, #2334 @ 0x91e │ │ │ │ + blcc feefaeb0 <__read_chk@plt+0xfee95adc> │ │ │ │ teqlt fp, sp, lsl #22 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8df839f │ │ │ │ ldrbtmi r3, [fp], #-2332 @ 0xfffff6e4 │ │ │ │ sbcsvs r9, r3, r3, lsl sl │ │ │ │ cmplt r3, lr, lsl #22 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8df8398 │ │ │ │ ldrbtmi r2, [sl], #-2316 @ 0xfffff6f4 │ │ │ │ ldmdbls r4, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ movwne lr, #6915 @ 0x1b03 │ │ │ │ - stcls 0, cr6, [pc, #-872] @ bc9d8 <__read_chk@plt+0x57604> │ │ │ │ + stcls 0, cr6, [pc, #-872] @ bc968 <__read_chk@plt+0x57594> │ │ │ │ andsle r1, fp, fp, ror #24 │ │ │ │ ldmcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stc2 0, cr15, [r8, #724]! @ 0x2d4 │ │ │ │ stmdacs r1, {r0, r1, r3, r5, r6, sl, fp, ip} │ │ │ │ cmnphi r1, #64, 6 @ p-variant is OBSOLETE │ │ │ │ - bl 1231a4 <__read_chk@plt+0xbddd0> │ │ │ │ - bl 101574 <__read_chk@plt+0x9c1a0> │ │ │ │ + bl 123134 <__read_chk@plt+0xbdd60> │ │ │ │ + bl 101504 <__read_chk@plt+0x9c130> │ │ │ │ @ instruction: 0xf8df1303 │ │ │ │ ldrbtmi r1, [r9], #-2272 @ 0xfffff720 │ │ │ │ ldrsbvs r6, [r9], #1 │ │ │ │ ldmne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ addsvs r4, r1, r9, ror r4 │ │ │ │ ldmcs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ addsvs r4, sl, sl, ror r4 │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ stmdals r7, {r5, r6, sl, fp} │ │ │ │ - blls 4d70f0 <__read_chk@plt+0x471d1c> │ │ │ │ + blls 4d7080 <__read_chk@plt+0x471cac> │ │ │ │ submi r9, r9, #201326592 @ 0xc000000 │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ vmlsl.s32 q2, d3, d0 │ │ │ │ andls r5, r2, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xf8c59b0c │ │ │ │ @ instruction: 0xf128c000 │ │ │ │ - mcrrne 13, 5, pc, r3, cr11 @ │ │ │ │ - blcs 8ce5c0 <__read_chk@plt+0x8691ec> │ │ │ │ + mcrrne 13, 0, pc, r3, cr3 @ │ │ │ │ + blcs 8ce550 <__read_chk@plt+0x86917c> │ │ │ │ addshi pc, r8, r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ andeq r0, r6, #-805306358 @ 0xd000000a │ │ │ │ adcseq r0, sl, #197 @ 0xc5 │ │ │ │ addseq r0, fp, r9, ror r1 │ │ │ │ umullseq r0, r6, r6, r0 │ │ │ │ umullseq r0, r6, r6, r0 │ │ │ │ @@ -89744,25 +89716,25 @@ │ │ │ │ ldrbtmi r8, [sp], #-2304 @ 0xfffff700 │ │ │ │ stmib r4, {r0, r1, r2, r4, fp, ip, pc}^ │ │ │ │ stmdacs r0, {r1, r8, sl, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {3} │ │ │ │ ldmdals r7, {r1, r2, r4, sl, fp, ip, pc} │ │ │ │ stccs 0, cr9, [r0], {13} │ │ │ │ mcrge 4, 5, pc, cr6, cr15, {3} @ │ │ │ │ - bcs 123e90 <__read_chk@plt+0xbeabc> │ │ │ │ + bcs 123e20 <__read_chk@plt+0xbea4c> │ │ │ │ @ instruction: 0x111ff891 │ │ │ │ ldrls r9, [r4], #-1038 @ 0xfffffbf2 │ │ │ │ mcrge 7, 5, pc, cr12, cr15, {1} @ │ │ │ │ svclt 0x0044074a │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf53f920f │ │ │ │ mrrcne 14, 13, sl, sl, cr4 @ │ │ │ │ setend le │ │ │ │ ldrbmi r0, [r1], #-1288 @ 0xfffffaf8 │ │ │ │ - bl 33d2a8 <__read_chk@plt+0x2d7ed4> │ │ │ │ + bl 33d238 <__read_chk@plt+0x2d7e64> │ │ │ │ @ instruction: 0xf1020e05 │ │ │ │ ldrbmi r0, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ @ instruction: 0x0c04eb0a │ │ │ │ ldmdbeq lr, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmvc r0, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ stmdaeq r0, {r2, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ stmdbhi r0, {r0, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @@ -89775,76 +89747,76 @@ │ │ │ │ stmib r2, {r2, ip}^ │ │ │ │ @ instruction: 0xf84a8900 │ │ │ │ @ instruction: 0xf8cc1004 │ │ │ │ strt r1, [sl], r4 │ │ │ │ tsteq r8, r9, lsl ip │ │ │ │ stmdaeq r9, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - beq 2f9544 <__read_chk@plt+0x294170> │ │ │ │ + beq 2f94d4 <__read_chk@plt+0x294100> │ │ │ │ @ instruction: 0xf8df9c0b │ │ │ │ movwcc ip, #6048 @ 0x17a0 │ │ │ │ strtvs pc, [r5], #1444 @ 0x5a4 │ │ │ │ @ instruction: 0x5798f8df │ │ │ │ ldrbmi r4, [r0], #-1028 @ 0xfffffbfc │ │ │ │ ldrbtmi r4, [sp], #-1276 @ 0xfffffb04 │ │ │ │ stmdbhi r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strgt lr, [r2, #-2500] @ 0xfffff63c │ │ │ │ msreq CPSR_sx, r1 @ │ │ │ │ @ instruction: 0xf57f0700 │ │ │ │ str sl, [sl, r0, asr #28] │ │ │ │ @ instruction: 0x077cf8df │ │ │ │ @ instruction: 0xf7c44478 │ │ │ │ - ldrls pc, [r1, #-3421] @ 0xfffff2a3 │ │ │ │ + ldrls pc, [r1, #-3419] @ 0xfffff2a5 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d368cb │ │ │ │ - blcs c9208 <__read_chk@plt+0x63e34> │ │ │ │ + blcs c9198 <__read_chk@plt+0x63dc4> │ │ │ │ mcrge 4, 5, pc, cr5, cr15, {3} @ │ │ │ │ @ instruction: 0xf1b84645 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - bls 31da18 <__read_chk@plt+0x2b8644> │ │ │ │ + bls 31d9a8 <__read_chk@plt+0x2b85d4> │ │ │ │ stmdals sl, {r3, r5, r8, r9, sp} │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - blx fe879352 <__read_chk@plt+0xfe813f7e> │ │ │ │ + blx fe8792e2 <__read_chk@plt+0xfe813f0e> │ │ │ │ movwls r9, #11016 @ 0x2b08 │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ andls r3, r3, r8, asr #14 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ movwls r9, #1281 @ 0x501 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ - @ instruction: 0xf7a74619 │ │ │ │ - ssat lr, #16, r2, asr #31 │ │ │ │ + @ instruction: 0xf7a84619 │ │ │ │ + strt lr, [pc], sl, lsl #16 │ │ │ │ stmdavc fp, {r0, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df82dd │ │ │ │ ldrbtmi r0, [r8], #-1832 @ 0xfffff8d8 │ │ │ │ ldc2 0, cr15, [r2, #776]! @ 0x308 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ rsb r2, sp, r0 │ │ │ │ @ instruction: 0xf8db9b0e │ │ │ │ - blcs 100f68 <__read_chk@plt+0x9bb94> │ │ │ │ + blcs 100ef8 <__read_chk@plt+0x9bb24> │ │ │ │ svclt 0x00049011 │ │ │ │ movwls r2, #58114 @ 0xe302 │ │ │ │ mcrge 4, 3, pc, cr3, cr15, {1} @ │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ @ instruction: 0xf8dbe65f │ │ │ │ - bls 408f80 <__read_chk@plt+0x3a3bac> │ │ │ │ - bcs 1172f0 <__read_chk@plt+0xb1f1c> │ │ │ │ + bls 408f10 <__read_chk@plt+0x3a3b3c> │ │ │ │ + bcs 117280 <__read_chk@plt+0xb1eac> │ │ │ │ ldrdcc pc, [r4], #131 @ 0x83 │ │ │ │ tstphi r0, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x96dcf8df │ │ │ │ andls r2, sp, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x46c844f9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrls r8, [r1, #-784] @ 0xfffffcf0 │ │ │ │ @ instruction: 0xf8dfe656 │ │ │ │ - bls 60aad8 <__read_chk@plt+0x5a5704> │ │ │ │ + bls 60aa68 <__read_chk@plt+0x5a5694> │ │ │ │ andcs r5, r2, #13828096 @ 0xd30000 │ │ │ │ stmdbls r7, {r0, r4, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ @ instruction: 0x9011fcbf │ │ │ │ addsle r2, r7, r0, lsl #16 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ strbpl pc, [r0], #-1281 @ 0xfffffaff @ │ │ │ │ @@ -89853,65 +89825,65 @@ │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ ldmdavc sp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf50181c7 │ │ │ │ vst4.8 {d21-d24}, [pc], r3 │ │ │ │ ldrmi r5, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7a83011 │ │ │ │ - movwcs lr, #2146 @ 0x862 │ │ │ │ + movwcs lr, #2202 @ 0x89a │ │ │ │ sbcscc pc, r1, r4, lsl #17 │ │ │ │ cmplt fp, r3, lsr r8 │ │ │ │ sbcscc pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xb12b6833 │ │ │ │ @ instruction: 0xf0969807 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, r5, #64 @ 0x40 │ │ │ │ cmplt sl, r7, lsl sl │ │ │ │ - blcc 11705c <__read_chk@plt+0xb1c88> │ │ │ │ + blcc 116fec <__read_chk@plt+0xb1c18> │ │ │ │ stmdale r5, {r0, r8, r9, fp, sp} │ │ │ │ - blcs 123c4c <__read_chk@plt+0xbe878> │ │ │ │ + blcs 123bdc <__read_chk@plt+0xbe808> │ │ │ │ movwcs fp, #20244 @ 0x4f14 │ │ │ │ andsvs r2, r3, r3, lsl #6 │ │ │ │ cmplt r3, r6, lsl fp │ │ │ │ - blcc 117094 <__read_chk@plt+0xb1cc0> │ │ │ │ + blcc 117024 <__read_chk@plt+0xb1c50> │ │ │ │ stmdale r6, {r0, r8, r9, fp, sp} │ │ │ │ - bls 663c68 <__read_chk@plt+0x5fe894> │ │ │ │ + bls 663bf8 <__read_chk@plt+0x5fe824> │ │ │ │ svclt 0x00142b01 │ │ │ │ movwcs r2, #13060 @ 0x3304 │ │ │ │ andcs r6, r1, r3, lsl r0 │ │ │ │ @ instruction: 0x2634f8df │ │ │ │ @ instruction: 0x51adf50d │ │ │ │ ldrcc pc, [r8, #2271]! @ 0x8df │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ orrshi pc, sl, #64 @ 0x40 │ │ │ │ stcpl 5, cr15, [sp, #52]! @ 0x34 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ - blls 721028 <__read_chk@plt+0x6bbc54> │ │ │ │ - bls 3d712c <__read_chk@plt+0x371d58> │ │ │ │ + blls 720fb8 <__read_chk@plt+0x6bbbe4> │ │ │ │ + bls 3d70bc <__read_chk@plt+0x371ce8> │ │ │ │ stmdbls r7, {r3, r4, r8, r9, fp, ip, sp} │ │ │ │ - blx fe9f9346 <__read_chk@plt+0xfe993f72> │ │ │ │ + blx fe9f92d6 <__read_chk@plt+0xfe993f02> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 3a8d5c <__read_chk@plt+0x343988> │ │ │ │ + blls 3a8cec <__read_chk@plt+0x343918> │ │ │ │ @ instruction: 0xf5a39a11 │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, r7, r8, r9, sp, lr} │ │ │ │ svclt 0x00183b00 │ │ │ │ - bcs 3c5c90 <__read_chk@plt+0x3608bc> │ │ │ │ + bcs 3c5c20 <__read_chk@plt+0x36084c> │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ tstcs r0, r1, asr #4 │ │ │ │ @ instruction: 0xf12a2007 │ │ │ │ - @ instruction: 0xf8dbfd95 │ │ │ │ + @ instruction: 0xf8dbfd3d │ │ │ │ ldrls r1, [r1, #-0] │ │ │ │ @ instruction: 0xf8dfe5c9 │ │ │ │ andcs r1, r5, #208, 10 @ 0x34000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [ip], #668 @ 0x29c │ │ │ │ + ldc 7, cr15, [r4, #-668]! @ 0xfffffd64 │ │ │ │ strbcc pc, [r4, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0x46019a15 │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x46189311 │ │ │ │ cdp2 7, 3, cr15, cr8, cr6, {7} │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf5019511 │ │ │ │ @@ -89919,37 +89891,37 @@ │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ str r3, [ip, #244]! @ 0xf4 │ │ │ │ ldrls pc, [ip, #2271] @ 0x8df │ │ │ │ stmdbls r7, {r9, sp} │ │ │ │ ldmdavs r3!, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0x001cf8d9 │ │ │ │ - blx 793c8 <__read_chk@plt+0x13ff4> │ │ │ │ + blx 79358 <__read_chk@plt+0x13f84> │ │ │ │ @ instruction: 0xb3284601 │ │ │ │ stmdals r7, {r2, r3, r9, fp, ip, pc} │ │ │ │ - svc 0x00d6f7a7 │ │ │ │ - blls 2a3934 <__read_chk@plt+0x23e560> │ │ │ │ + stmda lr, {r3, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blls 2a38c4 <__read_chk@plt+0x23e4f0> │ │ │ │ andcs r4, r0, #318767104 @ 0x13000000 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ @ instruction: 0x301cf8d9 │ │ │ │ - bl 19737c <__read_chk@plt+0x131fa8> │ │ │ │ + bl 19730c <__read_chk@plt+0x131f38> │ │ │ │ ldmvs fp, {r1, r7, r8, r9}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmvs fp, {r1, r2, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ ldrls r6, [r1, #-51] @ 0xffffffcd │ │ │ │ @ instruction: 0xf8dfe587 │ │ │ │ andcs r9, r0, #88, 10 @ 0x16000000 │ │ │ │ ldrbtmi r9, [r9], #2311 @ 0x907 │ │ │ │ @ instruction: 0xf8d96833 │ │ │ │ @ instruction: 0xf0b5001c │ │ │ │ strmi pc, [r1], -r5, asr #20 │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf12a2007 │ │ │ │ - @ instruction: 0xf8dbfd3f │ │ │ │ + @ instruction: 0xf8dbfce7 │ │ │ │ ldrls r1, [r1, #-0] │ │ │ │ ldmdavs r0!, {r0, r1, r4, r5, r6, r8, sl, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ and r4, sl, r3, lsl #12 │ │ │ │ umlalscs pc, r0, r3, r8 @ │ │ │ │ addne pc, r0, #134217731 @ 0x8000003 │ │ │ │ svclt 0x000c4298 │ │ │ │ @@ -89964,20 +89936,20 @@ │ │ │ │ @ instruction: 0xf8d16831 │ │ │ │ teqlt fp, r8, asr #1 │ │ │ │ ldrhtcs pc, [r0], r3 @ │ │ │ │ strble r0, [r3, #1618] @ 0x652 │ │ │ │ ldrdcc pc, [r8], #131 @ 0x83 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrdcs pc, [r4], #129 @ 0x81 │ │ │ │ - bcs ce9d4 <__read_chk@plt+0x69600> │ │ │ │ + bcs ce964 <__read_chk@plt+0x69590> │ │ │ │ @ instruction: 0xf8b2d0ba │ │ │ │ @ instruction: 0xf01110b0 │ │ │ │ svclt 0x00080f40 │ │ │ │ @ instruction: 0xf8d24613 │ │ │ │ - bcs c54cc <__read_chk@plt+0x600f8> │ │ │ │ + bcs c545c <__read_chk@plt+0x60088> │ │ │ │ @ instruction: 0xe7afd1f5 │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ @ instruction: 0xf10d4648 │ │ │ │ @ instruction: 0x4648fc91 │ │ │ │ mrrc2 1, 0, pc, sl, cr13 @ │ │ │ │ mulls r0, r9, r8 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @@ -89985,110 +89957,110 @@ │ │ │ │ andcs r9, r0, #11264 @ 0x2c00 │ │ │ │ @ instruction: 0x63a6f5a3 │ │ │ │ @ instruction: 0xf8df601a │ │ │ │ andcs r3, r0, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ @ instruction: 0x4649447b │ │ │ │ ldmdavs r3!, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ - blx fe7794d0 <__read_chk@plt+0xfe7140fc> │ │ │ │ + blx fe779460 <__read_chk@plt+0xfe71408c> │ │ │ │ andcs r6, r0, #3342336 @ 0x330000 │ │ │ │ ldmdavs fp, {r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0b16959 │ │ │ │ strmi pc, [r3], -r3, ror #22 │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf50d464b │ │ │ │ @ instruction: 0x461a79f4 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ tstls sl, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xf9a2f7fb │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 71db68 <__read_chk@plt+0x6b8794> │ │ │ │ + blls 71daf8 <__read_chk@plt+0x6b8724> │ │ │ │ @ instruction: 0xf1a36830 │ │ │ │ ldmdbls sl, {r4, r8, fp} │ │ │ │ @ instruction: 0xf0b0464a │ │ │ │ @ instruction: 0xf5b0fd11 │ │ │ │ @ instruction: 0xf0005f80 │ │ │ │ - bls 39dbd4 <__read_chk@plt+0x338800> │ │ │ │ + bls 39db64 <__read_chk@plt+0x338790> │ │ │ │ adcvs pc, r6, #679477248 @ 0x28800000 │ │ │ │ @ instruction: 0xf0006811 │ │ │ │ andsls r0, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blls 3dd720 <__read_chk@plt+0x37834c> │ │ │ │ + blls 3dd6b0 <__read_chk@plt+0x3782dc> │ │ │ │ mrcne 0, 2, r9, cr10, cr11, {0} │ │ │ │ andsls r9, sl, #458752 @ 0x70000 │ │ │ │ - svc 0x0024f7a7 │ │ │ │ + svc 0x005cf7a7 │ │ │ │ tstcs r0, sl, lsl sl │ │ │ │ strbmi r9, [r8], -r7, lsl #22 │ │ │ │ @ instruction: 0xf12c5499 │ │ │ │ - bls 53c600 <__read_chk@plt+0x4d722c> │ │ │ │ + bls 53c430 <__read_chk@plt+0x4d705c> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 79d91c <__read_chk@plt+0x738548> │ │ │ │ + blls 79d8ac <__read_chk@plt+0x7384d8> │ │ │ │ @ instruction: 0xf1400798 │ │ │ │ @ instruction: 0xf50d8257 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r4, r5, r7, r8, fp, sp, lr} │ │ │ │ vst2.8 {d25,d27}, [pc], r7 │ │ │ │ strbmi r6, [r8], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7a7931a │ │ │ │ - bls 538ec8 <__read_chk@plt+0x4d3af4> │ │ │ │ + bls 538f38 <__read_chk@plt+0x4d3b64> │ │ │ │ @ instruction: 0xf8894648 │ │ │ │ @ instruction: 0xf7a723fd │ │ │ │ - blls 778adc <__read_chk@plt+0x713708> │ │ │ │ + blls 778b4c <__read_chk@plt+0x713778> │ │ │ │ andeq lr, r0, #9216 @ 0x2400 │ │ │ │ @ instruction: 0xf812681b │ │ │ │ @ instruction: 0xf5c01c01 │ │ │ │ andcc r7, r3, #-268435449 @ 0xf0000007 │ │ │ │ addsmi r7, r9, #110592 @ 0x1b000 │ │ │ │ rsbhi pc, r2, #0 │ │ │ │ @ instruction: 0xf80949f3 │ │ │ │ andcc r3, r1, r0 │ │ │ │ ldrbtmi r4, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ - cdp 7, 15, cr15, cr0, cr7, {5} │ │ │ │ + svc 0x0028f7a7 │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ mvnsne pc, #8978432 @ 0x890000 │ │ │ │ @ instruction: 0xf884f097 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ andsvc r9, r9, fp, lsl #20 │ │ │ │ msrpl CPSR_fs, #536870922 @ 0x2000000a │ │ │ │ stmdbls r7, {r0, r2, r4, r9, fp, ip, pc} │ │ │ │ - blmi ff91534c <__read_chk@plt+0xff8aff78> │ │ │ │ + blmi ff9152dc <__read_chk@plt+0xff8aff08> │ │ │ │ andsls r5, r1, #13762560 @ 0xd20000 │ │ │ │ - bls 70eb40 <__read_chk@plt+0x6a976c> │ │ │ │ + bls 70ead0 <__read_chk@plt+0x6a96fc> │ │ │ │ stmdbeq ip, {r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ - blx 77b2fe <__read_chk@plt+0x715f2a> │ │ │ │ + blx 77b28e <__read_chk@plt+0x715eba> │ │ │ │ strbmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0979311 │ │ │ │ - blls 53bbf0 <__read_chk@plt+0x4d681c> │ │ │ │ + blls 53bb80 <__read_chk@plt+0x4d67ac> │ │ │ │ stmibmi r0!, {r1, r2, r4, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a74479 │ │ │ │ - andcs lr, r3, #206848 @ 0x32800 │ │ │ │ + andcs lr, r3, #512 @ 0x200 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0462005 │ │ │ │ str pc, [pc], -fp, lsr #21 │ │ │ │ @ instruction: 0x46304bd1 │ │ │ │ stmdbls r7, {r0, r2, r4, r9, fp, ip, pc} │ │ │ │ andcs r5, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf7ff9311 │ │ │ │ @ instruction: 0x4603fafd │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ - blcs e2788 <__read_chk@plt+0x7d3b4> │ │ │ │ + blcs e2718 <__read_chk@plt+0x7d344> │ │ │ │ ldclge 4, cr15, [r9], #-252 @ 0xffffff04 │ │ │ │ strbpl pc, [r0], #-1281 @ 0xfffffaff @ │ │ │ │ @ instruction: 0xf8943301 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8840204 │ │ │ │ @ instruction: 0xf43f20f4 │ │ │ │ - blls 2a8b5c <__read_chk@plt+0x243788> │ │ │ │ + blls 2a8aec <__read_chk@plt+0x243718> │ │ │ │ stccs 8, cr7, [r0, #-116] @ 0xffffff8c │ │ │ │ mrcge 4, 1, APSR_nzcv, cr9, cr15, {3} │ │ │ │ svcls 0x00079b0c │ │ │ │ stmdbls r9, {r2, r3, r4, r6, r9, sl, fp, ip} │ │ │ │ ldrtmi r4, [r8], -r2, lsr #12 │ │ │ │ - cdp 7, 9, cr15, cr10, cr7, {5} │ │ │ │ + cdp 7, 13, cr15, cr2, cr7, {5} │ │ │ │ @ instruction: 0xe63d553d │ │ │ │ tsteq ip, fp, lsl #16 │ │ │ │ tstpgt r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ ldmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strvs pc, [r5, #1440]! @ 0x5a0 │ │ │ │ stmdbeq pc, {r0, r1, r2, r3, r6, ip, sp, lr, pc} @ │ │ │ │ ldrbmi r4, [r4], #-1061 @ 0xfffffbdb │ │ │ │ @@ -90102,134 +90074,134 @@ │ │ │ │ @ instruction: 0xf5a50817 │ │ │ │ @ instruction: 0xf04f65a5 │ │ │ │ strtmi r0, [r5], #-2320 @ 0xfffff6f0 │ │ │ │ ldrbtmi r4, [ip], #1108 @ 0x454 │ │ │ │ movwcc r9, #4884 @ 0x1314 │ │ │ │ stmdbhi r0, {r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andgt pc, r8, r5, asr #17 │ │ │ │ - bllt ff93b3cc <__read_chk@plt+0xff8d5ff8> │ │ │ │ + bllt ff93b35c <__read_chk@plt+0xff8d5f88> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d368db │ │ │ │ - blcs c96ec <__read_chk@plt+0x64318> │ │ │ │ + blcs c967c <__read_chk@plt+0x642a8> │ │ │ │ ldmdavs r3!, {r1, r6, ip, lr, pc} │ │ │ │ stmdbge r8, {r3, r6, r7, r9, sp}^ │ │ │ │ movwcs r6, #10456 @ 0x28d8 │ │ │ │ tstcs r0, #0, 6 │ │ │ │ mcrr2 1, 0, pc, lr, cr13 @ │ │ │ │ strmi r9, [r5], -r9, lsl #20 │ │ │ │ vst2.8 {d18-d21}, [pc :64], r9 │ │ │ │ stmdals sl, {r5, r7, r8, lr} │ │ │ │ @ instruction: 0xf928f10f │ │ │ │ movwls r9, #6920 @ 0x1b08 │ │ │ │ - blmi fea05c0c <__read_chk@plt+0xfe9a0838> │ │ │ │ + blmi fea05b9c <__read_chk@plt+0xfe9a07c8> │ │ │ │ andpl lr, r2, sp, asr #19 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - ldcl 7, cr15, [ip, #-668] @ 0xfffffd64 │ │ │ │ + ldc 7, cr15, [r4, #668] @ 0x29c │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ @ instruction: 0x46202bb8 │ │ │ │ @ instruction: 0xf7a7685d │ │ │ │ - andcc lr, r7, r8, asr #26 │ │ │ │ + andcc lr, r7, r0, lsl #27 │ │ │ │ @ instruction: 0xf8dfe440 │ │ │ │ ldrbtmi r9, [r9], #620 @ 0x26c │ │ │ │ - bls 4b6464 <__read_chk@plt+0x451090> │ │ │ │ + bls 4b63f4 <__read_chk@plt+0x451020> │ │ │ │ ldmdbls r8, {r0, r1, r3, r4, r8} │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ @ instruction: 0xf84a3208 │ │ │ │ ldrbmi r1, [r2], #-2 │ │ │ │ @ instruction: 0xf84a6051 │ │ │ │ ldrbmi r1, [r3], #-3 │ │ │ │ ldr r6, [r1], #89 @ 0x59 │ │ │ │ ldrbtmi r4, [fp], #-2962 @ 0xfffff46e │ │ │ │ - bmi fe5765e0 <__read_chk@plt+0xfe51120c> │ │ │ │ + bmi fe576570 <__read_chk@plt+0xfe51119c> │ │ │ │ strbt r4, [r7], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0x23289a09 │ │ │ │ vst2.8 {d25-d26}, [pc], sl │ │ │ │ @ instruction: 0xf10f41a0 │ │ │ │ - blls 2fb830 <__read_chk@plt+0x29645c> │ │ │ │ + blls 2fb7c0 <__read_chk@plt+0x2963ec> │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ andls r4, r2, ip, lsl #23 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - stc 7, cr15, [r4, #-668]! @ 0xfffffd64 │ │ │ │ + ldcl 7, cr15, [ip, #-668] @ 0xfffffd64 │ │ │ │ stcmi 7, cr14, [r8, #792] @ 0x318 │ │ │ │ ldr r4, [r8, #-1149]! @ 0xfffffb83 │ │ │ │ tstcs r9, #36864 @ 0x9000 │ │ │ │ vst2.8 {d25-d26}, [pc], sl │ │ │ │ @ instruction: 0xf10f41a0 │ │ │ │ - blmi fe1fb800 <__read_chk@plt+0xfe19642c> │ │ │ │ + blmi fe1fb790 <__read_chk@plt+0xfe1963bc> │ │ │ │ andcs r9, r1, #1 │ │ │ │ @ instruction: 0x4620447b │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ @ instruction: 0x461933b9 │ │ │ │ - stc 7, cr15, [lr, #-668] @ 0xfffffd64 │ │ │ │ + stcl 7, cr15, [r6, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xf000e427 │ │ │ │ - bcs bdcc4 <__read_chk@plt+0x588f0> │ │ │ │ + bcs bdc54 <__read_chk@plt+0x58880> │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0x07816832 │ │ │ │ @ instruction: 0xf140921b │ │ │ │ ldmdavs r3, {r0, r2, r4, r5, r8, pc} │ │ │ │ stmdbcs r0, {r0, r3, r4, r9, fp, ip, sp, lr} │ │ │ │ ldmdals sl, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ ldc2 1, cr15, [r4, #52]! @ 0x34 │ │ │ │ stmdavc r3, {r3, r6, r8, r9, ip, sp, pc}^ │ │ │ │ - blmi 19ac1d0 <__read_chk@plt+0x1946dfc> │ │ │ │ - bls 60eda8 <__read_chk@plt+0x5a99d4> │ │ │ │ + blmi 19ac160 <__read_chk@plt+0x1946d8c> │ │ │ │ + bls 60ed38 <__read_chk@plt+0x5a9964> │ │ │ │ ldmpl r3, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ tstls r1, #268435456 @ 0x10000000 │ │ │ │ - blx 8fb4f0 <__read_chk@plt+0x89611c> │ │ │ │ + blx 8fb480 <__read_chk@plt+0x8960ac> │ │ │ │ str r4, [r1, -r3, lsl #12]! │ │ │ │ stmdals r7, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x63a6f5a3 │ │ │ │ andls pc, r0, r3, asr #17 │ │ │ │ vnmlsne.f64 d25, d10, d12 │ │ │ │ @ instruction: 0xf7a79211 │ │ │ │ - blls 2b8c50 <__read_chk@plt+0x25387c> │ │ │ │ + blls 2b8cc0 <__read_chk@plt+0x2538ec> │ │ │ │ @ instruction: 0xf8039a11 │ │ │ │ strbt r9, [r6], -r2 │ │ │ │ vqdmlsl.s32 , d3, d11 │ │ │ │ ldmdavs fp, {r2, r4, r5, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf53f071b │ │ │ │ - blmi 1568c08 <__read_chk@plt+0x1503834> │ │ │ │ + blmi 1568b98 <__read_chk@plt+0x15037c4> │ │ │ │ ldmpl r3, {r0, r2, r4, r9, fp, ip, pc}^ │ │ │ │ tstls r1, #268435456 @ 0x10000000 │ │ │ │ stmdbmi r1!, {r0, r2, r3, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a74479 │ │ │ │ - bls 778020 <__read_chk@plt+0x712c4c> │ │ │ │ + bls 778090 <__read_chk@plt+0x712cbc> │ │ │ │ andcs r9, r3, #0, 4 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf1042004 │ │ │ │ - blls 7bcfe4 <__read_chk@plt+0x757c10> │ │ │ │ - bvc 7175c0 <__read_chk@plt+0x6b21ec> │ │ │ │ + blls 7bcf74 <__read_chk@plt+0x757ba0> │ │ │ │ + bvc 717550 <__read_chk@plt+0x6b217c> │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ ldmdals sl, {r0, r3, r6, r7, sl, fp, sp, pc} │ │ │ │ ldc2l 1, cr15, [r2, #-52]! @ 0xffffffcc │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf50dacc1 │ │ │ │ ldmdbls sl, {r0, r2, r3, r4, r5, r7, r8, r9, sp, lr} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a74618 │ │ │ │ - andcs lr, r0, #9856 @ 0x2680 │ │ │ │ + andcs lr, r0, #13440 @ 0x3480 │ │ │ │ mvnscs pc, #128, 16 @ 0x800000 │ │ │ │ - blmi 1463df0 <__read_chk@plt+0x13fea1c> │ │ │ │ + blmi 1463d80 <__read_chk@plt+0x13fe9ac> │ │ │ │ ldmdavs r2, {r2, r3, r8, fp, ip, pc} │ │ │ │ - bvc 54e778 <__read_chk@plt+0x4e93a4> │ │ │ │ + bvc 54e708 <__read_chk@plt+0x4e9334> │ │ │ │ andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ - strt lr, [r5], #3228 @ 0xc9c │ │ │ │ + strt lr, [r5], #3284 @ 0xcd4 │ │ │ │ ldrbtmi r4, [r8], #-2119 @ 0xfffff7b9 │ │ │ │ - @ instruction: 0xf9fef7c4 │ │ │ │ - blt 1bbb5a8 <__read_chk@plt+0x1b561d4> │ │ │ │ + @ instruction: 0xf9fcf7c4 │ │ │ │ + blt 1bbb538 <__read_chk@plt+0x1b56164> │ │ │ │ @ instruction: 0x9114f8df │ │ │ │ andls r2, sp, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0x46c844f9 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrls sl, [r1, #-3312] @ 0xfffff310 │ │ │ │ strt r4, [r0], #1605 @ 0x645 │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ @@ -90237,74 +90209,74 @@ │ │ │ │ movwcs r1, #4096 @ 0x1000 │ │ │ │ ldmdavs r3!, {r1, r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ stcls 2, cr2, [r7, #-0] │ │ │ │ @ instruction: 0x4628681b │ │ │ │ @ instruction: 0xf0b16959 │ │ │ │ @ instruction: 0x4601f977 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 3e8a28 <__read_chk@plt+0x383654> │ │ │ │ + blls 3e89b8 <__read_chk@plt+0x3835e4> │ │ │ │ cdpne 6, 5, cr4, cr12, cr8, {1} │ │ │ │ @ instruction: 0xf7a74622 │ │ │ │ - movwcs lr, #3420 @ 0xd5c │ │ │ │ + movwcs lr, #3476 @ 0xd94 │ │ │ │ str r5, [r5, #-1323] @ 0xfffffad5 │ │ │ │ - eorseq r1, r6, r2, asr #28 │ │ │ │ + ldrhteq r1, [r6], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r6, lr, lsr #28 │ │ │ │ - eorseq r0, ip, r0, lsr #21 │ │ │ │ - mulseq r9, ip, r8 │ │ │ │ - andseq pc, r8, lr, lsr r0 @ │ │ │ │ - andseq r6, r9, lr, ror #17 │ │ │ │ - andseq pc, r9, r6, asr r0 @ │ │ │ │ - andseq r6, r9, lr, ror #17 │ │ │ │ - andseq pc, r9, r6, asr r0 @ │ │ │ │ + mlaseq r6, lr, lr, r1 │ │ │ │ + eorseq r0, ip, r0, lsl fp │ │ │ │ + andseq r1, r9, r4, ror #15 │ │ │ │ + andseq lr, r8, r6, lsl #31 │ │ │ │ + andseq r6, r9, r2, lsl #16 │ │ │ │ + andseq lr, r9, sl, ror #30 │ │ │ │ + andseq r6, r9, r2, lsl #16 │ │ │ │ + andseq lr, r9, sl, ror #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq lr, lr, r8, lsl #28 │ │ │ │ + eoreq lr, lr, ip, lsl #26 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq lr, r9, r6, lsl #30 │ │ │ │ - andseq lr, r9, lr, lsl #30 │ │ │ │ - @ instruction: 0x0019edf6 │ │ │ │ - @ instruction: 0x0019edfe │ │ │ │ - eorseq r0, ip, r0, ror #15 │ │ │ │ - andseq sp, r8, sl, asr #9 │ │ │ │ - @ instruction: 0x0018d4b4 │ │ │ │ - @ instruction: 0x0018d4b0 │ │ │ │ - @ instruction: 0x00197cb2 │ │ │ │ - andseq lr, r9, r2, ror #26 │ │ │ │ - mulseq r9, r8, r8 │ │ │ │ - mulseq r9, sl, r8 │ │ │ │ - @ instruction: 0x001991f8 │ │ │ │ - andseq lr, r9, sl, lsl #25 │ │ │ │ - andseq sp, r9, lr, lsl #23 │ │ │ │ - andseq lr, r9, r0, ror fp │ │ │ │ + andseq lr, r9, sl, lsl lr │ │ │ │ + andseq lr, r9, r2, lsr #28 │ │ │ │ + andseq lr, r9, sl, lsl #26 │ │ │ │ + andseq lr, r9, r2, lsl sp │ │ │ │ + eorseq r0, ip, r0, asr r8 │ │ │ │ + andseq sp, r8, r2, lsl r4 │ │ │ │ + @ instruction: 0x0018d3fc │ │ │ │ + @ instruction: 0x0018d3f8 │ │ │ │ + andseq r7, r9, r6, asr #23 │ │ │ │ + andseq lr, r9, r6, ror ip │ │ │ │ + andseq r0, r9, r0, ror #15 │ │ │ │ + andseq r0, r9, r2, ror #15 │ │ │ │ + andseq r9, r9, ip, lsl #2 │ │ │ │ + mulseq r9, lr, fp │ │ │ │ + andseq sp, r9, r2, lsr #21 │ │ │ │ + andseq lr, r9, r4, lsl #21 │ │ │ │ andeq r1, r0, r8, ror #9 │ │ │ │ - eorseq r1, r6, sl, lsr r8 │ │ │ │ - @ instruction: 0x0019ebd6 │ │ │ │ + eorseq r1, r6, sl, lsr #17 │ │ │ │ + andseq lr, r9, sl, ror #21 │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - eorseq r0, ip, r0, asr #8 │ │ │ │ - ldrshteq r0, [ip], -r6 │ │ │ │ - eorseq r0, ip, r8, lsr r3 │ │ │ │ - andseq r7, r9, sl, lsr r0 │ │ │ │ - andseq lr, r9, ip, lsr #18 │ │ │ │ - mulseq r9, r0, sp │ │ │ │ - andseq r6, r9, lr, ror #2 │ │ │ │ - @ instruction: 0x0019e7ba │ │ │ │ - eoreq lr, lr, sl, lsl #10 │ │ │ │ - andseq sp, r8, sl, asr r4 │ │ │ │ - andseq lr, r9, r0, asr #13 │ │ │ │ - andseq lr, r9, lr, ror #14 │ │ │ │ - strhteq lr, [lr], -r0 │ │ │ │ - andseq lr, r9, r0, lsl #15 │ │ │ │ - @ instruction: 0x001987d4 │ │ │ │ - @ instruction: 0x0019e6f4 │ │ │ │ - mulseq r9, sl, r5 │ │ │ │ - andseq lr, r9, r0, asr #10 │ │ │ │ + ldrhteq r0, [ip], -r0 │ │ │ │ + eorseq r0, ip, r6, ror #8 │ │ │ │ + eorseq r0, ip, r8, lsr #7 │ │ │ │ + andseq r6, r9, lr, asr #30 │ │ │ │ + andseq lr, r9, r0, asr #16 │ │ │ │ + andseq sp, r9, r4, lsr #25 │ │ │ │ + andseq r6, r9, r2, lsl #1 │ │ │ │ + andseq lr, r9, lr, asr #13 │ │ │ │ + eoreq lr, lr, lr, lsl #8 │ │ │ │ + andseq sp, r8, r2, lsr #7 │ │ │ │ + @ instruction: 0x0019e5d4 │ │ │ │ + andseq lr, r9, r2, lsl #13 │ │ │ │ + strhteq lr, [lr], -r4 │ │ │ │ + mulseq r9, r4, r6 │ │ │ │ + andseq r8, r9, r8, ror #13 │ │ │ │ + andseq lr, r9, r8, lsl #12 │ │ │ │ + andseq lr, r9, lr, lsr #9 │ │ │ │ + andseq lr, r9, r4, asr r4 │ │ │ │ strbmi r9, [r9], -ip, lsl #22 │ │ │ │ @ instruction: 0xf1039807 │ │ │ │ @ instruction: 0x464a39ff │ │ │ │ - stcl 7, cr15, [sl], #668 @ 0x29c │ │ │ │ + stc 7, cr15, [r2, #-668]! @ 0xfffffd64 │ │ │ │ movwcs r9, #2567 @ 0xa07 │ │ │ │ @ instruction: 0xf802921a │ │ │ │ str r3, [r2, #9]! │ │ │ │ ldrmi r4, [sl], -fp, lsr #18 │ │ │ │ @ instruction: 0xf50dac22 │ │ │ │ ldrbtmi r6, [r9], #-949 @ 0xfffffc4b │ │ │ │ stmdbmi r9!, {r1, r5, r8, ip, pc} │ │ │ │ @@ -90312,15 +90284,15 @@ │ │ │ │ ldrbtmi r2, [r9], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0x91239419 │ │ │ │ stmib sp, {r1, r8, sp}^ │ │ │ │ @ instruction: 0xf7ff0120 │ │ │ │ stmdbmi r4!, {r4, r9, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a74479 │ │ │ │ - bls 2b7e48 <__read_chk@plt+0x252a74> │ │ │ │ + bls 2b7eb8 <__read_chk@plt+0x252ae4> │ │ │ │ andls r4, r0, #3145728 @ 0x300000 │ │ │ │ andcs r2, r3, #0, 2 │ │ │ │ @ instruction: 0xf1042004 │ │ │ │ @ instruction: 0xf8dbfdb9 │ │ │ │ @ instruction: 0xf04f1000 │ │ │ │ @ instruction: 0xe60b33ff │ │ │ │ tstls fp, #3342336 @ 0x330000 │ │ │ │ @@ -90328,38 +90300,38 @@ │ │ │ │ @ instruction: 0x101ae9dd │ │ │ │ ldc2 0, cr15, [r8], {176} @ 0xb0 │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ @ instruction: 0x63a6f5a3 │ │ │ │ cmnlt r0, r8, lsl r0 │ │ │ │ stmdals r7, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ andsls r1, r1, #1440 @ 0x5a0 │ │ │ │ - stc 7, cr15, [sl], #668 @ 0x29c │ │ │ │ - bls 523b78 <__read_chk@plt+0x4be7a4> │ │ │ │ + stcl 7, cr15, [r2], #668 @ 0x29c │ │ │ │ + bls 523b08 <__read_chk@plt+0x4be734> │ │ │ │ strbmi r2, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf12c548b │ │ │ │ - stmdbls r7, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r7, {r0, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdbls sl, {r1, r3, r4, r8, ip, pc} │ │ │ │ @ instruction: 0xf0fa6830 │ │ │ │ stmdacs r0, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0026f73f │ │ │ │ - ble ff5c9780 <__read_chk@plt+0xff5643ac> │ │ │ │ - bllt fee3b77c <__read_chk@plt+0xfedd63a8> │ │ │ │ + ble ff5c9710 <__read_chk@plt+0xff56433c> │ │ │ │ + bllt fee3b70c <__read_chk@plt+0xfedd6338> │ │ │ │ vst2.8 {d20,d22}, [pc], r7 │ │ │ │ strbmi r6, [r8], -r0, lsl #7 │ │ │ │ @ instruction: 0xf7a74479 │ │ │ │ - ldr lr, [sp, #2098] @ 0x832 │ │ │ │ - ldmdb r4, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r0, r9, r6, lsl #25 │ │ │ │ - andseq lr, r8, sl, lsr #8 │ │ │ │ - andseq lr, r9, ip, asr #10 │ │ │ │ - andseq r6, r9, r8, ror fp │ │ │ │ + ldr lr, [sp, #2154] @ 0x86a │ │ │ │ + stmdb ip, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andseq r0, r9, lr, asr #23 │ │ │ │ + andseq lr, r8, r2, ror r3 │ │ │ │ + andseq lr, r9, r0, ror #8 │ │ │ │ + andseq r6, r9, ip, lsl #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 1afbae4 <__read_chk@plt+0x1a96710> │ │ │ │ + bleq 1afba74 <__read_chk@plt+0x1a966a0> │ │ │ │ ldclmi 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4614 │ │ │ │ @ instruction: 0x469827f0 │ │ │ │ ubfxcc pc, pc, #17, #13 │ │ │ │ ldrbtmi r4, [sl], #-1673 @ 0xfffff977 │ │ │ │ @ instruction: 0xf8df9007 │ │ │ │ svcge 0x001017e8 │ │ │ │ @@ -90369,50 +90341,50 @@ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ strbtcc pc, [ip], #-2253 @ 0xfffff733 @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x461aab12 │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ eorsvs r6, r3, fp, lsr r0 │ │ │ │ @ instruction: 0xf1256013 │ │ │ │ - @ instruction: 0xf018fbcb │ │ │ │ + @ instruction: 0xf018fb73 │ │ │ │ movwls r0, #25347 @ 0x6303 │ │ │ │ cmpphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5039b07 │ │ │ │ andls r5, r9, #64, 4 │ │ │ │ smlalscc pc, pc, r2, r8 @ │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ rscscc pc, pc, r2, lsl #17 │ │ │ │ @ instruction: 0x3116f892 │ │ │ │ stmdaeq r0, {r0, r1, r4, ip, sp, lr, pc}^ │ │ │ │ sbcshi pc, ip, r0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdbvs r2!, {r1, r3, r6, r9, pc} │ │ │ │ - bcs d7ab0 <__read_chk@plt+0x726dc> │ │ │ │ + bcs d7a40 <__read_chk@plt+0x7266c> │ │ │ │ rscshi pc, r7, r0 │ │ │ │ - blcs d78c4 <__read_chk@plt+0x724f0> │ │ │ │ + blcs d7854 <__read_chk@plt+0x72480> │ │ │ │ subhi pc, r6, #0 │ │ │ │ @ instruction: 0xf8536861 │ │ │ │ - blcs c98c8 <__read_chk@plt+0x644f4> │ │ │ │ + blcs c9858 <__read_chk@plt+0x64484> │ │ │ │ rscshi pc, sl, r0, asr #6 │ │ │ │ addmi r6, fp, #135168 @ 0x21000 │ │ │ │ @ instruction: 0xf852bfd8 │ │ │ │ vhadd.u8 d8, d0, d19 │ │ │ │ stmdacs r1, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x46c3bfd8 │ │ │ │ rscshi pc, r5, r0, lsl #6 │ │ │ │ @ instruction: 0xf10d9301 │ │ │ │ @ instruction: 0xf8df0a4c │ │ │ │ andcs r3, r1, #84, 14 @ 0x1500000 │ │ │ │ ldrbtmi r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ nopcs {0} @ │ │ │ │ @ instruction: 0xf7a74619 │ │ │ │ - ldrbmi lr, [r9], -lr, lsr #22 │ │ │ │ + ldrbmi lr, [r9], -r6, ror #22 │ │ │ │ strbmi r2, [r8], -r0, lsl #4 │ │ │ │ andscs pc, pc, sl, lsl #17 │ │ │ │ - blx 1879ca0 <__read_chk@plt+0x18148cc> │ │ │ │ + blx 1879c30 <__read_chk@plt+0x181485c> │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0x81b1f000 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d004 │ │ │ │ @ instruction: 0x06db301c │ │ │ │ andhi pc, r5, #0, 2 │ │ │ │ @ instruction: 0x371cf8df │ │ │ │ @@ -90427,15 +90399,15 @@ │ │ │ │ usatcc pc, #24, pc, asr #17 @ │ │ │ │ stmiapl fp!, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133122 │ │ │ │ svclt 0x00140f40 │ │ │ │ movwcs r2, #8961 @ 0x2301 │ │ │ │ - blls 2d5930 <__read_chk@plt+0x27055c> │ │ │ │ + blls 2d58c0 <__read_chk@plt+0x2704ec> │ │ │ │ stmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf10db801 │ │ │ │ @ instruction: 0xf8cd0b6c │ │ │ │ @ instruction: 0xf04fa000 │ │ │ │ stmib sp, {fp}^ │ │ │ │ ldrbmi r6, [sl], -r4, lsl #6 │ │ │ │ vst2.8 {d25-d26}, [pc], r7 │ │ │ │ @@ -90452,39 +90424,39 @@ │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r0, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xff4cf7f0 │ │ │ │ @ instruction: 0xf5016831 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820304 │ │ │ │ - blls 2c9d18 <__read_chk@plt+0x264944> │ │ │ │ + blls 2c9ca8 <__read_chk@plt+0x2648d4> │ │ │ │ ldmdavs fp, {r1, r3, r6, r7, fp, sp, lr} │ │ │ │ ldmdavs fp!, {r2, r8, r9, fp, sp} │ │ │ │ ldrcs fp, [r4], -ip, lsl #30 │ │ │ │ @ instruction: 0xf1ba2604 │ │ │ │ svclt 0x00080f04 │ │ │ │ streq pc, [r1], -r6, asr #32 │ │ │ │ @ instruction: 0xf000429a │ │ │ │ @ instruction: 0xf8df81bb │ │ │ │ andcs r1, r5, #92, 12 @ 0x5c00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm ip, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ - @ instruction: 0xff6cf7c6 │ │ │ │ + @ instruction: 0xff6af7c6 │ │ │ │ strls r9, [r0], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs sl!, {r7, r9, sl, lr} │ │ │ │ stmdals r7, {r0, r1, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0f94649 │ │ │ │ strmi pc, [r6], -r1, ror #19 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmiavs r3!, {r0, r2, r3, r7, pc} │ │ │ │ @ instruction: 0xf000429e │ │ │ │ - blls 25dbdc <__read_chk@plt+0x1f8808> │ │ │ │ + blls 25db6c <__read_chk@plt+0x1f8798> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf1ba8172 │ │ │ │ @ instruction: 0xf0000f04 │ │ │ │ @ instruction: 0xf8df8177 │ │ │ │ @ instruction: 0xf8df2610 │ │ │ │ ldrbtmi r3, [sl], #-1524 @ 0xfffffa0c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -90496,177 +90468,177 @@ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ ldc2 0, cr15, [r8], #-876 @ 0xfffffc94 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dfaf1d │ │ │ │ andcs r1, r5, #224, 10 @ 0x38000000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - ldmda sl, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r2, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r3], -r3, lsl #4 │ │ │ │ cmncs r9, r0, lsl #4 │ │ │ │ @ instruction: 0xf022226e │ │ │ │ ldmdacs r9!, {r0, r1, r2, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ svcge 0x000cf43f │ │ │ │ @ instruction: 0xf0fb4620 │ │ │ │ @ instruction: 0xf8dff935 │ │ │ │ ldrbtmi r0, [r8], #-1468 @ 0xfffffa44 │ │ │ │ @ instruction: 0xf848f0c2 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ stmdacs r1, {r0, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ rschi pc, r3, r0, lsl #6 │ │ │ │ - blcs d7ab8 <__read_chk@plt+0x726e4> │ │ │ │ + blcs d7a48 <__read_chk@plt+0x72674> │ │ │ │ cmpphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ stmdavs r2!, {r0, r1, r4, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf85346d8 │ │ │ │ ldr r3, [r1, -r2, lsr #32] │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svclt 0x00d82801 │ │ │ │ @ instruction: 0xf77f46c3 │ │ │ │ @ instruction: 0xf124af0b │ │ │ │ @ instruction: 0xf8dffd9b │ │ │ │ @ instruction: 0xf10d3584 │ │ │ │ andcs r0, r1, #76, 20 @ 0x4c000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ andls r2, r1, r0, lsr #6 │ │ │ │ @ instruction: 0x46504619 │ │ │ │ - b e7b904 <__read_chk@plt+0xe16530> │ │ │ │ + b 1c7b894 <__read_chk@plt+0x1c164c0> │ │ │ │ movwcs r6, #2338 @ 0x922 │ │ │ │ andscc pc, pc, sl, lsl #17 │ │ │ │ stmiavs r1!, {r1, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xdd082900 │ │ │ │ stmdavs r3!, {r0, r1, r5, r6, sp, lr} │ │ │ │ - blcs d7aec <__read_chk@plt+0x72718> │ │ │ │ - bvs 934e90 <__read_chk@plt+0x8cfabc> │ │ │ │ + blcs d7a7c <__read_chk@plt+0x726a8> │ │ │ │ + bvs 934e20 <__read_chk@plt+0x8cfa4c> │ │ │ │ vhsub.u8 d20, d16, d11 │ │ │ │ tstcs r0, r3, lsr r1 │ │ │ │ strbmi r2, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0xf958f106 │ │ │ │ ldrbt r4, [fp], r3, lsl #13 │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf89cf0fb │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ movwcs sl, #3759 @ 0xeaf │ │ │ │ str r9, [r4, r6, lsl #6] │ │ │ │ @ instruction: 0xf7c72000 │ │ │ │ - stccs 8, cr15, [r0], {139} @ 0x8b │ │ │ │ + stccs 8, cr15, [r0], {137} @ 0x89 │ │ │ │ svcge 0x0073f47f │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ and sl, r2, r4, ror pc │ │ │ │ vcge.f32 d2, d0, d1 │ │ │ │ - blls 39df5c <__read_chk@plt+0x338b88> │ │ │ │ + blls 39deec <__read_chk@plt+0x338b18> │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, fp, sp, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ mcrcc 8, 0, r6, cr2, cr6, {2} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmvs fp, {r0, r3, r4, r7, pc}^ │ │ │ │ ldrdcc pc, [r4], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46588093 │ │ │ │ @ instruction: 0xf806f096 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, fp, sp, lr} │ │ │ │ addhi pc, ip, r0 │ │ │ │ @ instruction: 0xf7a768c8 │ │ │ │ - strmi lr, [r3], -r0, ror #19 │ │ │ │ + @ instruction: 0x4603ea18 │ │ │ │ svcvc 0x00faf5b3 │ │ │ │ svclt 0x0028900c │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46984658 │ │ │ │ @ instruction: 0xf7a79308 │ │ │ │ - @ instruction: 0xf5b0e9d4 │ │ │ │ + @ instruction: 0xf5b0ea0c │ │ │ │ @ instruction: 0x46017ffa │ │ │ │ @ instruction: 0xf44fbf28 │ │ │ │ - bl 2da30c <__read_chk@plt+0x274f38> │ │ │ │ + bl 2da29c <__read_chk@plt+0x274ec8> │ │ │ │ strmi r0, [r2], -r1, lsl #6 │ │ │ │ ldceq 1, cr15, [fp], {3} │ │ │ │ stccs 1, cr9, [r0], {7} │ │ │ │ orrshi pc, r8, r0 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ mvnhi pc, r0 │ │ │ │ @ instruction: 0xf8506863 │ │ │ │ stmib sp, {r0, r1, r5}^ │ │ │ │ andls r1, sp, #3584 @ 0xe00 │ │ │ │ ldc2 1, cr15, [r8, #56] @ 0x38 │ │ │ │ - ldmib r6!, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib lr!, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrsbtgt pc, [ip], -sp @ │ │ │ │ ldrdcs lr, [sp, -sp] │ │ │ │ movweq lr, #2828 @ 0xb0c │ │ │ │ - ble 4ce5d8 <__read_chk@plt+0x469204> │ │ │ │ + ble 4ce568 <__read_chk@plt+0x469194> │ │ │ │ stmdacs sl, {r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0x81b6f200 │ │ │ │ stmdble sl, {r1, r3, r9, fp, sp} │ │ │ │ @ instruction: 0xf1a11b9b │ │ │ │ addsmi r0, sl, #-1879048192 @ 0x90000000 │ │ │ │ - bne ff3adaa8 <__read_chk@plt+0xff3486d4> │ │ │ │ + bne ff3ada38 <__read_chk@plt+0xff348664> │ │ │ │ movwls r2, #29450 @ 0x730a │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r3, r7, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r2!, {r2, r7, r8, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ ldc2l 1, cr15, [r4, #-56]! @ 0xffffffc8 │ │ │ │ ldrbmi r4, [r8], -r2, lsl #12 │ │ │ │ @ instruction: 0xf8df4693 │ │ │ │ @ instruction: 0xf04f243c │ │ │ │ - blls 27fba8 <__read_chk@plt+0x21a7d4> │ │ │ │ + blls 27fb38 <__read_chk@plt+0x21a764> │ │ │ │ vst2.32 {d21-d22}, [pc :128]! │ │ │ │ @ instruction: 0xf8cd727a │ │ │ │ stmiane r9!, {pc} │ │ │ │ @ instruction: 0xf86cf10d │ │ │ │ - blls 2d7ca0 <__read_chk@plt+0x2728cc> │ │ │ │ + blls 2d7c30 <__read_chk@plt+0x27285c> │ │ │ │ @ instruction: 0xf5054606 │ │ │ │ ldmvs r0, {r1, r3, r4, r5, r6, r7, r8, sp, lr}^ │ │ │ │ andls r2, r0, #536870912 @ 0x20000000 │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf860f10d │ │ │ │ strcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ stmib sp, {r1, r6, r9, sl, lr}^ │ │ │ │ ldrbtmi r6, [fp], #-2 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0xf04f41a0 │ │ │ │ @ instruction: 0x462833ff │ │ │ │ - ldmdb r4!, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib ip!, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4690e030 │ │ │ │ ldmibmi fp!, {r0, r1, r3, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0058f7a6 │ │ │ │ + svc 0x0090f7a6 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ cdp2 0, 3, cr15, cr10, cr5, {2} │ │ │ │ @ instruction: 0xf0fb4620 │ │ │ │ smuadx r5, r7, r8 │ │ │ │ @ instruction: 0xf0b04658 │ │ │ │ @ instruction: 0x4607fed1 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 0, cr8, [r0], {153} @ 0x99 │ │ │ │ stmdavs r3!, {r0, r3, r5, r6, ip, lr, pc} │ │ │ │ rsble r2, r6, r0, lsl #22 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ @ instruction: 0xf10e0022 │ │ │ │ - blmi ffb3d0c8 <__read_chk@plt+0xffad7cf4> │ │ │ │ + blmi ffb3d058 <__read_chk@plt+0xffad7c84> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmiapl sp!, {r5, r7, r8, lr}^ │ │ │ │ stmib sp, {r0, r3, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ strtmi r0, [r8], -r1, lsl #14 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmdb r2, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb sl!, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi pc, [r0], r5, lsl #10 │ │ │ │ @ instruction: 0xf1ba2700 │ │ │ │ @ instruction: 0xf8860f04 │ │ │ │ strdle r7, [r9], #-255 @ 0xffffff01 @ │ │ │ │ andcs r4, r3, #45088768 @ 0x2b00000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ cdp2 0, 0, cr15, cr8, cr5, {2} │ │ │ │ - blcs e4888 <__read_chk@plt+0x7f4b4> │ │ │ │ - blls 332184 <__read_chk@plt+0x2ccdb0> │ │ │ │ + blcs e4818 <__read_chk@plt+0x7f444> │ │ │ │ + blls 332114 <__read_chk@plt+0x2ccd40> │ │ │ │ @ instruction: 0x3117f893 │ │ │ │ @ instruction: 0xf10006d8 │ │ │ │ - bls 31df28 <__read_chk@plt+0x2b8b54> │ │ │ │ + bls 31deb8 <__read_chk@plt+0x2b8ae4> │ │ │ │ smlalscc pc, pc, r2, r8 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscscc pc, pc, r2, lsl #17 │ │ │ │ movwls r9, #27402 @ 0x6b0a │ │ │ │ movwcs lr, #1677 @ 0x68d │ │ │ │ strtmi r9, [r0], -r6, lsl #6 │ │ │ │ @ instruction: 0xfff0f0fa │ │ │ │ @@ -90696,52 +90668,52 @@ │ │ │ │ @ instruction: 0xe79830ff │ │ │ │ stmdbls sl, {r0, r3, r9, fp, ip, pc} │ │ │ │ smlalscc pc, pc, r2, r8 @ │ │ │ │ @ instruction: 0xf0439106 │ │ │ │ @ instruction: 0xf8820302 │ │ │ │ @ instruction: 0xe7c230ff │ │ │ │ @ instruction: 0xf1244630 │ │ │ │ - blmi fecfcdf4 <__read_chk@plt+0xfec97a20> │ │ │ │ + blmi fecfcd84 <__read_chk@plt+0xfec979b0> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ stmiapl sp!, {r5, r7, r8, lr}^ │ │ │ │ @ instruction: 0x90014bb2 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf7a733ff │ │ │ │ - @ instruction: 0xe78de8d2 │ │ │ │ + str lr, [sp, sl, lsl #18] │ │ │ │ @ instruction: 0xf7a74628 │ │ │ │ - stmibmi sp!, {r1, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmibmi sp!, {r1, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ addsmi pc, pc, #192, 10 @ 0x30000000 │ │ │ │ rsbscc r4, pc, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf7a74479 │ │ │ │ - @ instruction: 0xf886e80a │ │ │ │ + @ instruction: 0xf886e842 │ │ │ │ @ instruction: 0xe7877fff │ │ │ │ @ instruction: 0xf7a74658 │ │ │ │ - @ instruction: 0xf5b0e8b4 │ │ │ │ + @ instruction: 0xf5b0e8ec │ │ │ │ @ instruction: 0x46807ffa │ │ │ │ svclt 0x00284607 │ │ │ │ ldmvc sl!, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc}^ │ │ │ │ andshi pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r1, r5, r7, pc} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdavs r2!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ ldc2l 1, cr15, [lr], #-56 @ 0xffffffc8 │ │ │ │ - ldm ip, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r0, r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movweq lr, #2824 @ 0xb08 │ │ │ │ andseq pc, ip, #-1073741824 @ 0xc0000000 │ │ │ │ vrshr.s64 d20, d6, #64 │ │ │ │ svcmi 0x00988083 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdavs r2!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ stc2l 1, cr15, [sl], #-56 @ 0xffffffc8 │ │ │ │ - blls 2907d8 <__read_chk@plt+0x22b404> │ │ │ │ + blls 290768 <__read_chk@plt+0x22b394> │ │ │ │ @ instruction: 0xf04f4606 │ │ │ │ ldrbmi r0, [r8], -r1, lsl #16 │ │ │ │ vst2.32 {d21-d22}, [pc :128]! │ │ │ │ @ instruction: 0xf8cd727a │ │ │ │ stmiane r9!, {pc} │ │ │ │ @ instruction: 0xff64f10c │ │ │ │ strbmi r4, [r2], -ip, lsl #23 │ │ │ │ @@ -90750,203 +90722,203 @@ │ │ │ │ strbmi lr, [r8], -r4, lsl #14 │ │ │ │ stc2 1, cr15, [r6], #-28 @ 0xffffffe4 │ │ │ │ strbmi fp, [r8], -r0, ror #2 │ │ │ │ stc2 1, cr15, [r2], #-28 @ 0xffffffe4 │ │ │ │ teqlt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs d845c <__read_chk@plt+0x73088> │ │ │ │ + blcs d83ec <__read_chk@plt+0x73018> │ │ │ │ adchi pc, ip, r0, asr #32 │ │ │ │ ldrcc pc, [r8], #2269 @ 0x8dd │ │ │ │ - blls 3acb68 <__read_chk@plt+0x347794> │ │ │ │ + blls 3acaf8 <__read_chk@plt+0x347724> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ @ instruction: 0xf8d3d429 │ │ │ │ teqlt r3, #192 @ 0xc0 │ │ │ │ - blcc 298c80 <__read_chk@plt+0x2338ac> │ │ │ │ + blcc 298c10 <__read_chk@plt+0x23383c> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf892d121 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8be7a4 <__read_chk@plt+0x8593d0> │ │ │ │ + bcs 8be734 <__read_chk@plt+0x859360> │ │ │ │ @ instruction: 0xf013d002 │ │ │ │ andsle r0, r8, lr, lsl #30 │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ strdlt pc, [r0, r9]! │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ stmdavs r3, {r0, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4648b17b │ │ │ │ - blx ffcfa262 <__read_chk@plt+0xffc94e8e> │ │ │ │ + blx ffcfa1f2 <__read_chk@plt+0xffc94e1e> │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [fp], ip, rrx │ │ │ │ - blls 37326c <__read_chk@plt+0x30de98> │ │ │ │ - bls 262a6c <__read_chk@plt+0x1fd698> │ │ │ │ + blls 3731fc <__read_chk@plt+0x30de28> │ │ │ │ + bls 2629fc <__read_chk@plt+0x1fd628> │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ mcr2 0, 1, pc, cr4, cr10, {6} @ │ │ │ │ movwcs lr, #9999 @ 0x270f │ │ │ │ ldrb r9, [r6, r6, lsl #6]! │ │ │ │ @ instruction: 0xf04f900d │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp}^ │ │ │ │ @ instruction: 0xf10e1c0e │ │ │ │ @ instruction: 0xf7a7fc05 │ │ │ │ - @ instruction: 0xf8dde824 │ │ │ │ + @ instruction: 0xf8dde85c │ │ │ │ ldmib sp, {r2, r3, r4, r5, lr, pc}^ │ │ │ │ - bl 3c62b4 <__read_chk@plt+0x360ee0> │ │ │ │ + bl 3c6244 <__read_chk@plt+0x360e70> │ │ │ │ addsmi r0, lr, #0, 6 │ │ │ │ stmdals ip, {r0, r2, r9, fp, ip, lr, pc} │ │ │ │ stmdale r3!, {r1, r3, fp, sp} │ │ │ │ @ instruction: 0xf63f2a0a │ │ │ │ @ instruction: 0xf04fae6d │ │ │ │ @ instruction: 0xe67b30ff │ │ │ │ adcsmi r3, r3, #1409286144 @ 0x54000000 │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ svccs 0x000a2201 │ │ │ │ andcs fp, r0, #152, 30 @ 0x260 │ │ │ │ teqle r5, r0, lsl #20 │ │ │ │ - ldrbtmi r4, [pc], #-3923 @ bdeb0 <__read_chk@plt+0x58adc> │ │ │ │ + ldrbtmi r4, [pc], #-3923 @ bde40 <__read_chk@plt+0x58a6c> │ │ │ │ @ instruction: 0xf04fe771 │ │ │ │ @ instruction: 0xf10e30ff │ │ │ │ @ instruction: 0xf7a7fbe1 │ │ │ │ - blls 2b7ec0 <__read_chk@plt+0x252aec> │ │ │ │ + blls 2b7f30 <__read_chk@plt+0x252b5c> │ │ │ │ @ instruction: 0xf1034403 │ │ │ │ addsmi r0, r6, #28, 4 @ 0xc0000001 │ │ │ │ svcmi 0x004ddb31 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xe767447f │ │ │ │ @ instruction: 0xf1a82a0a │ │ │ │ - bl fe97df00 <__read_chk@plt+0xfe918b2c> │ │ │ │ + bl fe97de90 <__read_chk@plt+0xfe918abc> │ │ │ │ svclt 0x00940c06 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ @ instruction: 0xf73f4560 │ │ │ │ @ instruction: 0xf1a8ae49 │ │ │ │ - bl fe980f18 <__read_chk@plt+0xfe91bb44> │ │ │ │ + bl fe980ea8 <__read_chk@plt+0xfe91bad4> │ │ │ │ addsmi r0, lr, #12, 6 @ 0x30000000 │ │ │ │ andcs fp, r0, #172, 30 @ 0x2b0 │ │ │ │ andeq pc, r1, #2 │ │ │ │ addsmi r1, r8, #158720 @ 0x26c00 │ │ │ │ - bl feaede34 <__read_chk@plt+0xfea88a60> │ │ │ │ + bl feaeddc4 <__read_chk@plt+0xfea889f0> │ │ │ │ andcs r0, sl, r3 │ │ │ │ - bcs e1f2c <__read_chk@plt+0x7cb58> │ │ │ │ + bcs e1ebc <__read_chk@plt+0x7cae8> │ │ │ │ mcrge 4, 1, pc, cr15, cr15, {3} @ │ │ │ │ @ instruction: 0xf04fe634 │ │ │ │ @ instruction: 0xe61430ff │ │ │ │ @ instruction: 0xf1a81b9b │ │ │ │ addsmi r0, r3, #-1879048192 @ 0x90000000 │ │ │ │ svcmi 0x0038da27 │ │ │ │ movweq lr, #15272 @ 0x3ba8 │ │ │ │ - ldrbtmi r9, [pc], #-775 @ bdf2c <__read_chk@plt+0x58b58> │ │ │ │ + ldrbtmi r9, [pc], #-775 @ bdebc <__read_chk@plt+0x58ae8> │ │ │ │ svccs 0x000ae733 │ │ │ │ tstpeq r5, #-1073741824 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ @ instruction: 0x2700bf94 │ │ │ │ addsmi r2, lr, #262144 @ 0x40000 │ │ │ │ strcs fp, [r0, -r8, lsr #31] │ │ │ │ svcmi 0x0031b9e7 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xe72b447f │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ movwlt pc, #2921 @ 0xb69 @ │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ stmdavs r3, {r0, r2, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4648b1db │ │ │ │ - blx 18fa382 <__read_chk@plt+0x1894fae> │ │ │ │ + blx 18fa312 <__read_chk@plt+0x1894f3e> │ │ │ │ ldmibvs sl, {r0, r1, fp, sp, lr} │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ - blx fea7a31e <__read_chk@plt+0xfea14f4a> │ │ │ │ + blx fea7a2ae <__read_chk@plt+0xfea14eda> │ │ │ │ svcmi 0x0026e740 │ │ │ │ movwls r2, #29450 @ 0x730a │ │ │ │ smlsdx ip, pc, r4, r4 @ │ │ │ │ - blne fe7a439c <__read_chk@plt+0xfe73efc8> │ │ │ │ + blne fe7a432c <__read_chk@plt+0xfe73ef58> │ │ │ │ andeq pc, r9, #1073741864 @ 0x40000028 │ │ │ │ - ble 2ce9d4 <__read_chk@plt+0x269600> │ │ │ │ - bne ff391c10 <__read_chk@plt+0xff32c83c> │ │ │ │ + ble 2ce964 <__read_chk@plt+0x269590> │ │ │ │ + bne ff391ba0 <__read_chk@plt+0xff32c7cc> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - ldrbtmi r9, [pc], #-775 @ bdf94 <__read_chk@plt+0x58bc0> │ │ │ │ + ldrbtmi r9, [pc], #-775 @ bdf24 <__read_chk@plt+0x58b50> │ │ │ │ andcs lr, r0, #1572864 @ 0x180000 │ │ │ │ svcmi 0x001ee7e6 │ │ │ │ @ instruction: 0xf04f230a │ │ │ │ movwls r3, #28927 @ 0x70ff │ │ │ │ uxtah r4, sp, pc, ror #8 @ │ │ │ │ - stc 7, cr15, [r8, #-664] @ 0xfffffd68 │ │ │ │ - ldrhteq r1, [r6], -lr │ │ │ │ + stcl 7, cr15, [r0, #-664] @ 0xfffffd68 │ │ │ │ + eorseq r1, r6, lr, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x0019e4bc │ │ │ │ - eorseq r1, r6, r8, lsr #1 │ │ │ │ - andseq lr, r9, r6, ror r4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq lr, r9, lr, lsr #7 │ │ │ │ - eorseq r0, r6, r6, asr #29 │ │ │ │ - @ instruction: 0x0019e2ba │ │ │ │ - ldrheq sp, [r9], -sl │ │ │ │ - andseq r6, r9, r0, ror #31 │ │ │ │ + @ instruction: 0x0019e3d0 │ │ │ │ + eorseq r1, r6, r8, lsl r1 │ │ │ │ + andseq lr, r9, sl, lsl #7 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq lr, r9, r2, asr #5 │ │ │ │ + eorseq r0, r6, r6, lsr pc │ │ │ │ + andseq lr, r9, lr, asr #3 │ │ │ │ + andseq ip, r9, lr, asr #31 │ │ │ │ + @ instruction: 0x00196ef4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq lr, r9, lr, asr #2 │ │ │ │ - ldrsheq lr, [r9], -sl │ │ │ │ - andseq lr, r9, r4, lsl #2 │ │ │ │ - andseq r1, ip, ip, lsr r3 │ │ │ │ - andseq lr, r9, sl, asr r0 │ │ │ │ - andseq lr, r9, r0, asr r0 │ │ │ │ - andseq r3, sp, r8, lsr #24 │ │ │ │ - mulseq r9, r8, pc @ │ │ │ │ - mlaeq lr, r2, sl, sp │ │ │ │ - andseq r3, sp, ip, ror #21 │ │ │ │ - eoreq sp, lr, r6, lsl sl │ │ │ │ - strdeq sp, [lr], -r8 @ │ │ │ │ - eoreq sp, lr, r8, asr #19 │ │ │ │ - eoreq sp, lr, lr, lsr #19 │ │ │ │ - mlaeq lr, ip, r9, sp │ │ │ │ + andseq lr, r9, r2, rrx │ │ │ │ + andseq lr, r9, lr │ │ │ │ + andseq lr, r9, r8, lsl r0 │ │ │ │ + andseq r1, ip, r0, asr r2 │ │ │ │ + andseq sp, r9, lr, ror #30 │ │ │ │ + andseq sp, r9, r4, ror #30 │ │ │ │ + andseq r3, sp, ip, lsr fp │ │ │ │ + andseq sp, r9, ip, lsr #29 │ │ │ │ + mlaeq lr, r6, r9, sp │ │ │ │ + andseq r3, sp, r0, lsl #20 │ │ │ │ + eoreq sp, lr, sl, lsl r9 │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ + eoreq sp, lr, ip, asr #17 │ │ │ │ + strhteq sp, [lr], -r2 │ │ │ │ + eoreq sp, lr, r0, lsr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ stmiaeq r8, {r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldcpl 5, cr15, [r8, #692]! @ 0x2b4 │ │ │ │ addlt r4, r5, sp, lsl #12 │ │ │ │ @ instruction: 0x4cfd49fc │ │ │ │ tstls r0, #2030043136 @ 0x79000000 │ │ │ │ - blmi fffcf234 <__read_chk@plt+0xfff69e60> │ │ │ │ + blmi fffcf1c4 <__read_chk@plt+0xfff69df0> │ │ │ │ @ instruction: 0xf50d940e │ │ │ │ andls r6, fp, r2, ror #9 │ │ │ │ adcspl pc, r8, sp, lsl #10 │ │ │ │ stmiapl fp, {r2, r3, ip, sp}^ │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ - blmi ffe3ec60 <__read_chk@plt+0xffdd988c> │ │ │ │ + blmi ffe3ebf0 <__read_chk@plt+0xffdd981c> │ │ │ │ stcne 8, cr15, [r8], {4} │ │ │ │ andsls r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ eorne pc, r0, r3, lsl #17 │ │ │ │ ldrbtmi r4, [fp], #-3059 @ 0xfffff40d │ │ │ │ tstlt sl, pc, lsl #6 │ │ │ │ andsvs r2, r3, r1, lsl #6 │ │ │ │ @ instruction: 0x211548f1 │ │ │ │ @ instruction: 0xf5004478 │ │ │ │ @ instruction: 0xf0b46084 │ │ │ │ - blls 4fc984 <__read_chk@plt+0x4975b0> │ │ │ │ + blls 4fc914 <__read_chk@plt+0x497540> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r2, r3, r5, r7, sl, pc} │ │ │ │ ldmdbge sp, {r9, sp} │ │ │ │ movwls sl, #56100 @ 0xdb24 │ │ │ │ @ instruction: 0xf8a4f0c2 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - blmi ffadea5c <__read_chk@plt+0xffa79688> │ │ │ │ + blmi ffade9ec <__read_chk@plt+0xffa79618> │ │ │ │ strcs r2, [r0, -r0, lsl #12] │ │ │ │ @ instruction: 0x461a447b │ │ │ │ bicsvs pc, r2, r4, lsr #11 │ │ │ │ @ instruction: 0xf1a59d0d │ │ │ │ stmib r1, {r4, sl, fp}^ │ │ │ │ @ instruction: 0xf5a43202 │ │ │ │ - bls 457014 <__read_chk@plt+0x3f1c40> │ │ │ │ + bls 456fa4 <__read_chk@plt+0x3f1bd0> │ │ │ │ strvs lr, [r4, -r5, asr #18] │ │ │ │ - blmi ff8d6128 <__read_chk@plt+0xff870d54> │ │ │ │ + blmi ff8d60b8 <__read_chk@plt+0xff870ce4> │ │ │ │ andlt pc, r3, r2, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d268da │ │ │ │ @ instruction: 0xf1bee0c4 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - bmi ff79f2dc <__read_chk@plt+0xff739f08> │ │ │ │ + bmi ff79f26c <__read_chk@plt+0xff739e98> │ │ │ │ stmdaeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ smladcs sl, r0, r6, r2 │ │ │ │ orrvs r4, sl, sl, ror r4 │ │ │ │ stmib ip, {r3, r4, r6, r7, r9, fp, lr}^ │ │ │ │ strcs r6, [lr], -r4, lsl #14 │ │ │ │ bicvs r4, sl, sl, ror r4 │ │ │ │ @ instruction: 0x270b4ad6 │ │ │ │ @@ -90954,18 +90926,18 @@ │ │ │ │ addvs r4, sl, #2046820352 @ 0x7a000000 │ │ │ │ ldrbtmi r4, [sl], #-2772 @ 0xfffff52c │ │ │ │ smlabtcs r4, sl, r2, r6 │ │ │ │ andne lr, r8, #323584 @ 0x4f000 │ │ │ │ ldrbvs pc, [r2, r4, lsr #11] @ │ │ │ │ stmdbeq r2, {r2, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ subpl pc, r0, r3, lsl #10 │ │ │ │ - ldc 4, cr4, [pc, #232] @ be208 <__read_chk@plt+0x58e34> │ │ │ │ + ldc 4, cr4, [pc, #232] @ be198 <__read_chk@plt+0x58dc4> │ │ │ │ @ instruction: 0x4ece7bc1 │ │ │ │ ldrbtmi r4, [lr], #-3534 @ 0xfffff232 │ │ │ │ - blvc f9750 <__read_chk@plt+0x9437c> │ │ │ │ + blvc f96e0 <__read_chk@plt+0x9430c> │ │ │ │ stmib r2, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8906502 │ │ │ │ @ instruction: 0x07162114 │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ ldrmi r4, [r7], #-3785 @ 0xfffff137 │ │ │ │ stclmi 4, cr4, [r9, #392] @ 0x188 │ │ │ │ tstpeq r2, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -90988,33 +90960,33 @@ │ │ │ │ @ instruction: 0x211ff890 │ │ │ │ svceq 0x0000f1be │ │ │ │ eorshi pc, lr, #0 │ │ │ │ @ instruction: 0xf1400750 │ │ │ │ mcrrne 2, 4, r8, sl, cr2 │ │ │ │ cps #8 │ │ │ │ strbtmi r0, [r0], #-1544 @ 0xfffff9f8 │ │ │ │ - bl 3be5f0 <__read_chk@plt+0x35921c> │ │ │ │ + bl 3be580 <__read_chk@plt+0x3591ac> │ │ │ │ @ instruction: 0xf1020e06 │ │ │ │ - bl 13f5d0 <__read_chk@plt+0xda1fc> │ │ │ │ - bl 3c09e4 <__read_chk@plt+0x35b610> │ │ │ │ + bl 13f560 <__read_chk@plt+0xda18c> │ │ │ │ + bl 3c0974 <__read_chk@plt+0x35b5a0> │ │ │ │ @ instruction: 0xf04f0705 │ │ │ │ vst2.8 {d16,d18}, [pc], sl │ │ │ │ vmlal.s8 , d20, d0 │ │ │ │ tstcc r2, r0, lsl #16 │ │ │ │ stmdbhi r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f980f │ │ │ │ @ instruction: 0xf84c32ff │ │ │ │ @ instruction: 0xf04f0006 │ │ │ │ @ instruction: 0xf8ce090b │ │ │ │ vhadd.s8 d16, d0, d4 │ │ │ │ vmlal.s8 , d4, d1 │ │ │ │ andls r0, r9, #0, 16 │ │ │ │ stmdbhi r0, {r1, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andeq pc, r5, ip, asr #16 │ │ │ │ - bmi fe9163d0 <__read_chk@plt+0xfe8b0ffc> │ │ │ │ + bmi fe916360 <__read_chk@plt+0xfe8b0f8c> │ │ │ │ @ instruction: 0xf50d0109 │ │ │ │ andls r6, r6, r1, ror #1 │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ eorcc r3, r0, #255 @ 0xff │ │ │ │ @ instruction: 0xf5a49207 │ │ │ │ @ instruction: 0xf04f62d2 │ │ │ │ stclge 14, cr0, [r4, #-0] │ │ │ │ @@ -91036,186 +91008,186 @@ │ │ │ │ ldrbtmi r6, [fp], #-56 @ 0xffffffc8 │ │ │ │ svclt 0x00082800 │ │ │ │ movwls r4, #1616 @ 0x650 │ │ │ │ @ instruction: 0xf6409002 │ │ │ │ stmdals r6, {r2, r3, r4, r5, r6, r7, r8, r9, ip, sp, lr} │ │ │ │ vcgt.s8 d25, d1, d1 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - cdp 7, 3, cr15, cr6, cr6, {5} │ │ │ │ + cdp 7, 6, cr15, cr14, cr6, {5} │ │ │ │ @ instruction: 0xb123683b │ │ │ │ @ instruction: 0xf1a39b0d │ │ │ │ @ instruction: 0xf12b0014 │ │ │ │ - @ instruction: 0xf04ffce1 │ │ │ │ + @ instruction: 0xf04ffc89 │ │ │ │ @ instruction: 0xf8840300 │ │ │ │ @ instruction: 0xf8db3ff8 │ │ │ │ @ instruction: 0xf8143000 │ │ │ │ ldmvs fp, {r3, sl, fp, sp}^ │ │ │ │ ldrdcc pc, [r4], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf5a4834b │ │ │ │ ldmdavs fp, {r0, r2, r4, r6, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8b3835a │ │ │ │ @ instruction: 0x064f10b0 │ │ │ │ cmpphi r5, #64, 2 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [r8], #-2164 @ 0xfffff78c │ │ │ │ - bcs d8614 <__read_chk@plt+0x73240> │ │ │ │ + bcs d85a4 <__read_chk@plt+0x731d0> │ │ │ │ teqphi r7, #0 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [fp], #-2930 @ 0xfffff48e │ │ │ │ andcs r9, r1, #335544320 @ 0x14000000 │ │ │ │ movwls r9, #19206 @ 0x4b06 │ │ │ │ stmib sp, {r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ strtmi r0, [r8], -r1, lsl #2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ bicne pc, r3, #64, 4 │ │ │ │ vcgt.s8 d25, d0, d3 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - ldcl 7, cr15, [ip, #664]! @ 0x298 │ │ │ │ + cdp 7, 3, cr15, cr4, cr6, {5} │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf8850300 │ │ │ │ @ instruction: 0xf12231f4 │ │ │ │ @ instruction: 0xf8dbfeb1 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ addsmi r3, r8, #7168 @ 0x1c00 │ │ │ │ ldmvs r3, {r3, r4, r6, r8, fp, ip, lr, pc}^ │ │ │ │ ldrdcs pc, [r4], #131 @ 0x83 │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf5a48336 │ │ │ │ ldmdavs r2, {r0, r2, r4, r6, r7, r9, sp, lr} │ │ │ │ - blcs d8660 <__read_chk@plt+0x7328c> │ │ │ │ + blcs d85f0 <__read_chk@plt+0x7321c> │ │ │ │ msrhi CPSR_fs, #0 │ │ │ │ ldrbtmi r4, [fp], #-2906 @ 0xfffff4a6 │ │ │ │ strtmi r9, [r8], -r4, lsl #6 │ │ │ │ movwls r9, #15110 @ 0x3b06 │ │ │ │ andls r4, r1, #88, 22 @ 0x16000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ movwls r1, #9155 @ 0x23c3 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf7a64619 │ │ │ │ - strtmi lr, [r8], -sl, asr #27 │ │ │ │ + strtmi lr, [r8], -r2, lsl #28 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnscc pc, r5, lsl #17 │ │ │ │ cdp2 1, 7, cr15, cr14, cr2, {1} │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcc 2984cc <__read_chk@plt+0x2330f8> │ │ │ │ + blcc 29845c <__read_chk@plt+0x233088> │ │ │ │ stmdble r5!, {r3, r4, r7, r9, lr} │ │ │ │ @ instruction: 0xf81468d3 │ │ │ │ @ instruction: 0xf8d32c08 │ │ │ │ - blcs ca680 <__read_chk@plt+0x652ac> │ │ │ │ + blcs ca610 <__read_chk@plt+0x6523c> │ │ │ │ tstphi sp, #0 @ p-variant is OBSOLETE │ │ │ │ bicsvs pc, r5, #164, 10 @ 0x29000000 │ │ │ │ ldmvs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bmi 119efd0 <__read_chk@plt+0x1139bfc> │ │ │ │ + bmi 119ef60 <__read_chk@plt+0x1139b8c> │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ - blls 24fc2c <__read_chk@plt+0x1ea858> │ │ │ │ - blmi 1122f9c <__read_chk@plt+0x10bdbc8> │ │ │ │ + blls 24fbbc <__read_chk@plt+0x1ea7e8> │ │ │ │ + blmi 1122f2c <__read_chk@plt+0x10bdb58> │ │ │ │ andcs r9, r1, #4, 4 @ 0x40000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ bicne pc, r3, #64, 4 │ │ │ │ vcgt.s8 d25, d0, d2 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - ldc 7, cr15, [r6, #664] @ 0x298 │ │ │ │ + stcl 7, cr15, [lr, #664] @ 0x298 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnscc pc, r5, lsl #17 │ │ │ │ ldclne 15, cr9, [r8], #-36 @ 0xffffffdc │ │ │ │ - blmi ef241c <__read_chk@plt+0xe8d048> │ │ │ │ + blmi ef23ac <__read_chk@plt+0xe8cfd8> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf0b40420 │ │ │ │ @ instruction: 0x1c7bfa6f │ │ │ │ vsub.i8 d18, d0, d1 │ │ │ │ @ instruction: 0xf5a482c7 │ │ │ │ ldmdbmi r3!, {r1, r4, r6, r7, r9, sp, lr} │ │ │ │ movwne lr, #15106 @ 0x3b02 │ │ │ │ andne lr, r7, #2048 @ 0x800 │ │ │ │ sbcsvs r4, r1, r9, ror r4 │ │ │ │ ldmdbmi r0!, {r0, r3, r4, r6, r7, sp, lr} │ │ │ │ addsvs r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [sl], #-2607 @ 0xfffff5d1 │ │ │ │ vshr.s64 d6, d10, #28 │ │ │ │ stmdals r7, {r2, r3, r5, r7, r8, r9, sl, sp, lr} │ │ │ │ - @ instruction: 0xff68f144 │ │ │ │ + @ instruction: 0xff10f144 │ │ │ │ vst4.8 {d22-d25}, [pc :256], r8 │ │ │ │ @ instruction: 0xf12b6080 │ │ │ │ - mlasvs r0, r5, sp, pc @ │ │ │ │ + eorsvs pc, r0, sp, lsr sp @ │ │ │ │ @ instruction: 0xf0b06838 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c84601 │ │ │ │ - blcs be410 <__read_chk@plt+0x5903c> │ │ │ │ + blcs be3a0 <__read_chk@plt+0x58fcc> │ │ │ │ @ instruction: 0xf1a9d04a │ │ │ │ @ instruction: 0xf12b000c │ │ │ │ - @ instruction: 0xf8d8fc0f │ │ │ │ + @ instruction: 0xf8d8fbb7 │ │ │ │ sub r1, r3, r0 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ - eorseq r0, r6, r8, asr #16 │ │ │ │ - eorseq r0, r6, r4, asr #16 │ │ │ │ + ldrhteq r0, [r6], -r8 │ │ │ │ + ldrhteq r0, [r6], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, fp, r4, asr #9 │ │ │ │ - ldrdeq sp, [lr], -r2 @ │ │ │ │ - eorseq pc, fp, ip, lsr #9 │ │ │ │ - mlaeq lr, r8, r8, sp │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r5, r9, r4, lsl #6 │ │ │ │ - andseq sp, r9, r8, ror #20 │ │ │ │ - @ instruction: 0x001952fc │ │ │ │ - andseq sp, r9, r6, ror #20 │ │ │ │ - andseq r5, r9, r6, lsl #8 │ │ │ │ - eoreq r6, r5, ip, ror #28 │ │ │ │ - andseq pc, r8, r8, lsl r6 @ │ │ │ │ - andseq pc, r8, r6, lsl r6 @ │ │ │ │ - andseq r6, r9, ip, asr #18 │ │ │ │ - @ instruction: 0x0019d9fe │ │ │ │ - eorseq pc, fp, r0, lsr r3 @ │ │ │ │ - andseq sp, r9, sl, asr fp │ │ │ │ - @ instruction: 0x001922f2 │ │ │ │ - @ instruction: 0x00198cde │ │ │ │ - andseq sp, r9, r4, ror #21 │ │ │ │ - andseq r8, r9, r6, ror ip │ │ │ │ - @ instruction: 0x0019dab2 │ │ │ │ - andseq r8, r9, r0, lsl ip │ │ │ │ - andseq sp, r9, r0, ror sl │ │ │ │ - eorseq pc, fp, r0, ror r1 @ │ │ │ │ - andseq fp, r8, r8, asr lr │ │ │ │ - andseq fp, r8, r4, asr #28 │ │ │ │ - andseq fp, r8, r2, asr #28 │ │ │ │ + eorseq pc, fp, r4, lsr r5 @ │ │ │ │ + ldrdeq sp, [lr], -r6 @ │ │ │ │ + eorseq pc, fp, ip, lsl r5 @ │ │ │ │ + mlaeq lr, ip, r7, sp │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r5, r9, r8, lsl r2 │ │ │ │ + andseq sp, r9, ip, ror r9 │ │ │ │ + andseq r5, r9, r0, lsl r2 │ │ │ │ + andseq sp, r9, sl, ror r9 │ │ │ │ + andseq r5, r9, sl, lsl r3 │ │ │ │ + eoreq r6, r5, r0, lsl #27 │ │ │ │ + andseq pc, r8, r0, ror #10 │ │ │ │ + andseq pc, r8, lr, asr r5 @ │ │ │ │ + andseq r6, r9, r0, ror #16 │ │ │ │ + andseq sp, r9, r2, lsl r9 │ │ │ │ + eorseq pc, fp, r0, lsr #7 │ │ │ │ + andseq sp, r9, lr, ror #20 │ │ │ │ + andseq r2, r9, r6, lsl #4 │ │ │ │ + @ instruction: 0x00198bf2 │ │ │ │ + @ instruction: 0x0019d9f8 │ │ │ │ + andseq r8, r9, sl, lsl #23 │ │ │ │ + andseq sp, r9, r6, asr #19 │ │ │ │ + andseq r8, r9, r4, lsr #22 │ │ │ │ + andseq sp, r9, r4, lsl #19 │ │ │ │ + eorseq pc, fp, r0, ror #3 │ │ │ │ + andseq fp, r8, r0, lsr #27 │ │ │ │ + andseq fp, r8, ip, lsl #27 │ │ │ │ + andseq fp, r8, sl, lsl #27 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a66830 │ │ │ │ - @ instruction: 0xf8d8edfe │ │ │ │ + @ instruction: 0xf8d8ee36 │ │ │ │ ldmdavs r0!, {ip, sp} │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ mvnscs pc, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xf1a9b123 │ │ │ │ @ instruction: 0xf12b0010 │ │ │ │ - ldmdavs r0!, {r0, r1, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r0, #10240 @ 0x2800 │ │ │ │ strbcs r9, [r0, -r2, lsl #6] │ │ │ │ stmdbls fp, {r3, r8, r9, fp, ip, pc} │ │ │ │ movwpl lr, #2509 @ 0x9cd │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andls pc, ip, sp, asr #17 │ │ │ │ andvc pc, r0, r9, asr #17 │ │ │ │ - @ instruction: 0xf9b8f127 │ │ │ │ + @ instruction: 0xf960f127 │ │ │ │ ldmdavs r0!, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xffc2f0af │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8c84601 │ │ │ │ stmdals r7, {} @ │ │ │ │ - ldcl 7, cr15, [r4, #664] @ 0x298 │ │ │ │ - blcs d85d4 <__read_chk@plt+0x73200> │ │ │ │ + cdp 7, 0, cr15, cr12, cr6, {5} │ │ │ │ + blcs d8564 <__read_chk@plt+0x73190> │ │ │ │ andhi pc, r6, #0 │ │ │ │ andseq pc, r4, r9, lsr #3 │ │ │ │ - blx fe57a9c2 <__read_chk@plt+0xfe5155ee> │ │ │ │ + blx f7a952 <__read_chk@plt+0xf1557e> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8db81fd │ │ │ │ ldclne 0, cr3, [sl], #-0 │ │ │ │ subpl pc, r0, r3, lsl #10 │ │ │ │ smlalsne pc, r4, r0, r8 @ │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @@ -91241,51 +91213,51 @@ │ │ │ │ @ instruction: 0xf8df0099 │ │ │ │ @ instruction: 0x261436d0 │ │ │ │ @ instruction: 0x26ccf8df │ │ │ │ ldrbtmi r2, [fp], #-1794 @ 0xfffff8fe │ │ │ │ str r4, [sp, #1146] @ 0x47a │ │ │ │ @ instruction: 0x06c4f8df │ │ │ │ @ instruction: 0xf7c34478 │ │ │ │ - strls pc, [ip, -r5, lsl #20] │ │ │ │ + strls pc, [ip, -r3, lsl #20] │ │ │ │ addsvs pc, ip, #164, 4 @ 0x4000000a │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stmdbcs r0, {r0, r4, fp, sp, lr} │ │ │ │ mcrge 4, 2, pc, cr3, cr15, {1} @ │ │ │ │ addpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bpl fe27b9c0 <__read_chk@plt+0xfe2165ec> │ │ │ │ - beq 4fa9e0 <__read_chk@plt+0x49560c> │ │ │ │ + bpl fe27b950 <__read_chk@plt+0xfe21657c> │ │ │ │ + beq 4fa970 <__read_chk@plt+0x49559c> │ │ │ │ smullscs pc, r0, r2, r8 @ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf5a4ae3c │ │ │ │ ldmdavs r2, {r0, r2, r4, r6, r7, r9, sp, lr} │ │ │ │ - beq 6fa9d4 <__read_chk@plt+0x695600> │ │ │ │ + beq 6fa964 <__read_chk@plt+0x695590> │ │ │ │ stmdacs r0, {r4, r9, sl, fp, ip, sp, lr} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr3, cr15, {3} │ │ │ │ svceq 0x00f8f884 │ │ │ │ stceq 8, cr15, [r8], {4} │ │ │ │ @ instruction: 0xf8d368db │ │ │ │ @ instruction: 0xf1baa0c4 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldrmi r8, [r2], r9, lsl #4 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8b282ac │ │ │ │ ldmvs r1, {r4, r5, r7, sp, pc}^ │ │ │ │ - beq 10fa664 <__read_chk@plt+0x1095290> │ │ │ │ + beq 10fa5f4 <__read_chk@plt+0x1095220> │ │ │ │ mvnshi pc, r0 │ │ │ │ @ instruction: 0x3658f8df │ │ │ │ @ instruction: 0xf8df4682 │ │ │ │ ldrbtmi r0, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xe6534478 │ │ │ │ svclt 0x00440752 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf53f9209 │ │ │ │ mcrrne 13, 14, sl, sl, cr8 │ │ │ │ cps #8 │ │ │ │ strbtmi r0, [r0], #-1544 @ 0xfffff9f8 │ │ │ │ - bl 3bea74 <__read_chk@plt+0x3596a0> │ │ │ │ + bl 3bea04 <__read_chk@plt+0x359630> │ │ │ │ @ instruction: 0xf1020e06 │ │ │ │ strbtmi r0, [r2], #-1288 @ 0xfffffaf8 │ │ │ │ streq lr, [r5, -ip, lsl #22] │ │ │ │ ldmdbeq lr, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmvc r0, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ stmdaeq r0, {r2, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ stmdbhi r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @@ -91306,20 +91278,20 @@ │ │ │ │ tstls ip, fp, lsl r8 │ │ │ │ strteq pc, [r0], #-2266 @ 0xfffff726 │ │ │ │ @ instruction: 0xf832f0b4 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ rschi pc, r4, r0 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a6980c │ │ │ │ - @ instruction: 0xf8daed08 │ │ │ │ + @ instruction: 0xf8daed40 │ │ │ │ andcs r3, r0, #32, 8 @ 0x20000000 │ │ │ │ - ldrcs pc, [pc], #-2186 @ be6a8 <__read_chk@plt+0x592d4> │ │ │ │ - bl 198914 <__read_chk@plt+0x133540> │ │ │ │ + ldrcs pc, [pc], #-2186 @ be638 <__read_chk@plt+0x59264> │ │ │ │ + bl 1988a4 <__read_chk@plt+0x1334d0> │ │ │ │ ldmvs fp, {r1, r7, r8, r9}^ │ │ │ │ - bls 52ab00 <__read_chk@plt+0x4c572c> │ │ │ │ + bls 52aa90 <__read_chk@plt+0x4c56bc> │ │ │ │ mulsvs r3, fp, r8 │ │ │ │ strb r9, [pc, -ip, lsl #14]! │ │ │ │ streq pc, [r8, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf0c14478 │ │ │ │ strdcs pc, [r0], -r3 │ │ │ │ strcs pc, [r0, #2271]! @ 0x8df │ │ │ │ @ instruction: 0x51b8f50d │ │ │ │ @@ -91327,37 +91299,37 @@ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r7, #64 @ 0x40 │ │ │ │ ldcpl 5, cr15, [r8, #52]! @ 0x34 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - blls 3626b4 <__read_chk@plt+0x2fd2e0> │ │ │ │ - blcs e4328 <__read_chk@plt+0x7ef54> │ │ │ │ + blls 362644 <__read_chk@plt+0x2fd270> │ │ │ │ + blcs e42b8 <__read_chk@plt+0x7eee4> │ │ │ │ eorhi pc, r2, #0 │ │ │ │ movwls r2, #41728 @ 0xa300 │ │ │ │ @ instruction: 0xf8dfe74c │ │ │ │ @ instruction: 0xf1a93570 │ │ │ │ - bls 43e72c <__read_chk@plt+0x3d9358> │ │ │ │ + bls 43e6bc <__read_chk@plt+0x3d92e8> │ │ │ │ strbne pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r3, r0, #32, 2 │ │ │ │ @ instruction: 0xf7fe930c │ │ │ │ strmi pc, [r3], -fp, lsl #18 │ │ │ │ - blcs e4354 <__read_chk@plt+0x7ef80> │ │ │ │ + blcs e42e4 <__read_chk@plt+0x7ef10> │ │ │ │ svcge 0x003af43f │ │ │ │ @ instruction: 0xf8dfe038 │ │ │ │ ldrbtmi r3, [fp], #-1360 @ 0xfffffab0 │ │ │ │ @ instruction: 0xf1039311 │ │ │ │ andls r0, ip, #32, 4 │ │ │ │ @ instruction: 0xf10c4610 │ │ │ │ stmdals ip, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf9a0f10c │ │ │ │ @ instruction: 0xf8939b11 │ │ │ │ - blcs ca7cc <__read_chk@plt+0x653f8> │ │ │ │ + blcs ca75c <__read_chk@plt+0x65388> │ │ │ │ cmpphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf5a4d0b2 │ │ │ │ @ instruction: 0xf8db63d5 │ │ │ │ ldmdavs lr, {ip} │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ ldrhtcc pc, [sl], #131 @ 0x83 @ │ │ │ │ @@ -91365,41 +91337,41 @@ │ │ │ │ svcvc 0x0080f5b3 │ │ │ │ andhi pc, sl, #0 │ │ │ │ strpl pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ vst1.16 {d20-d22}, [pc :64], r1 │ │ │ │ ldrbtmi r6, [sp], #-640 @ 0xfffffd80 │ │ │ │ streq pc, [r0, -r5, lsl #2]! │ │ │ │ @ instruction: 0xf7a64638 │ │ │ │ - andcs lr, r0, #37376 @ 0x9200 │ │ │ │ + andcs lr, r0, #51712 @ 0xca00 │ │ │ │ strteq pc, [r0], #-2261 @ 0xfffff72b │ │ │ │ @ instruction: 0x46394633 │ │ │ │ - ldrcs pc, [pc], #-2181 @ be798 <__read_chk@plt+0x593c4> │ │ │ │ + ldrcs pc, [pc], #-2181 @ be728 <__read_chk@plt+0x59354> │ │ │ │ @ instruction: 0xffcaf0b3 │ │ │ │ strbteq pc, [r4], #2271 @ 0x8df @ │ │ │ │ strbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf1004478 │ │ │ │ ldrbtmi r0, [r9], #-1312 @ 0xfffffae0 │ │ │ │ andcs r4, r2, sl, lsr #12 │ │ │ │ - blx ffc7ac46 <__read_chk@plt+0xffc15872> │ │ │ │ + blx fe67abd6 <__read_chk@plt+0xfe615802> │ │ │ │ strtmi r9, [r9], -r6, lsl #28 │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ @ instruction: 0xf7a64630 │ │ │ │ - @ instruction: 0x4630ec76 │ │ │ │ + ldrtmi lr, [r0], -lr, lsr #25 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xf0c13ff8 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andhi pc, r1, #0 │ │ │ │ ldrbvs pc, [r5], #1444 @ 0x5a4 @ │ │ │ │ @ instruction: 0x46289a10 │ │ │ │ andsvs r6, r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf8dfe770 │ │ │ │ andcs r1, r5, #164, 8 @ 0xa4000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip, {r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf83ef045 │ │ │ │ @ instruction: 0xf5a4e761 │ │ │ │ ldmdavs r2, {r0, r2, r4, r6, r7, r9, sp, lr} │ │ │ │ ldrdcs pc, [r4], #130 @ 0x82 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @@ -91419,218 +91391,218 @@ │ │ │ │ msreq CPSR_, sl, lsl #2 │ │ │ │ tstls ip, fp, lsl r8 │ │ │ │ strteq pc, [r0], #-2266 @ 0xfffff726 │ │ │ │ mrc2 0, 5, pc, cr10, cr3, {5} │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ svcge 0x001cf47f │ │ │ │ @ instruction: 0xf1292007 │ │ │ │ - @ instruction: 0x970cf9b3 │ │ │ │ + smusdls ip, fp, r9 │ │ │ │ @ instruction: 0xf8dfe69a │ │ │ │ @ instruction: 0xf103542c │ │ │ │ vrhadd.s8 d16, d0, d20 │ │ │ │ movwls r3, #29439 @ 0x72ff │ │ │ │ @ instruction: 0xf105447d │ │ │ │ @ instruction: 0xf7a60020 │ │ │ │ - ldmdbls r2, {r3, r4, sl, fp, sp, lr, pc} │ │ │ │ - blls 287084 <__read_chk@plt+0x221cb0> │ │ │ │ - ldrcs pc, [pc], #-2181 @ be888 <__read_chk@plt+0x594b4> │ │ │ │ + ldmdbls r2, {r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + blls 287014 <__read_chk@plt+0x221c40> │ │ │ │ + ldrcs pc, [pc], #-2181 @ be818 <__read_chk@plt+0x59444> │ │ │ │ andvs fp, sl, r1, lsl #2 │ │ │ │ streq pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ sbcsvs pc, r5, #164, 10 @ 0x29000000 │ │ │ │ ldrbtmi r6, [r8], #-2267 @ 0xfffff725 │ │ │ │ msreq CPSR_, r0, lsl #2 │ │ │ │ andcs r6, r0, #19 │ │ │ │ strteq pc, [r0], #-2256 @ 0xfffff730 │ │ │ │ @ instruction: 0xff44f0b3 │ │ │ │ - blmi ffd7868c <__read_chk@plt+0xffd132b8> │ │ │ │ + blmi ffd7861c <__read_chk@plt+0xffd13248> │ │ │ │ ldmibmi fp!, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r3, r2, #32, 2 │ │ │ │ @ instruction: 0xf1a9930c │ │ │ │ @ instruction: 0xf7fe0008 │ │ │ │ @ instruction: 0x4603f839 │ │ │ │ - blcs e28f8 <__read_chk@plt+0x7d524> │ │ │ │ + blcs e2888 <__read_chk@plt+0x7d4b4> │ │ │ │ mcrge 4, 3, pc, cr8, cr15, {1} @ │ │ │ │ @ instruction: 0xf8dfe766 │ │ │ │ @ instruction: 0xf5a4a3d0 │ │ │ │ vst2. {d22-d25}, [pc :64], r5 │ │ │ │ ldrbtmi r6, [sl], #640 @ 0x280 │ │ │ │ - beq 8fad08 <__read_chk@plt+0x895934> │ │ │ │ + beq 8fac98 <__read_chk@plt+0x8958c4> │ │ │ │ @ instruction: 0x46516818 │ │ │ │ movweq pc, #16809 @ 0x41a9 @ │ │ │ │ @ instruction: 0xff68f0b2 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ vqrdmlah.s32 d10, d20, d3[1] │ │ │ │ - bls 3d7788 <__read_chk@plt+0x3723b4> │ │ │ │ - blcc d8968 <__read_chk@plt+0x73594> │ │ │ │ + bls 3d7718 <__read_chk@plt+0x372344> │ │ │ │ + blcc d88f8 <__read_chk@plt+0x73524> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svclt 0x00182a0c │ │ │ │ - blcs c7508 <__read_chk@plt+0x62134> │ │ │ │ + blcs c7498 <__read_chk@plt+0x620c4> │ │ │ │ cmpphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - @ instruction: 0xf95af129 │ │ │ │ + @ instruction: 0xf902f129 │ │ │ │ strb r9, [r1], -ip, lsl #14 │ │ │ │ andseq pc, r0, r9, lsr #3 │ │ │ │ - @ instruction: 0xf98cf12b │ │ │ │ - blmi ff8f8118 <__read_chk@plt+0xff892d44> │ │ │ │ + @ instruction: 0xf934f12b │ │ │ │ + blmi ff8f80a8 <__read_chk@plt+0xff892cd4> │ │ │ │ strb r4, [r7], #1147 @ 0x47b │ │ │ │ eorsle r2, sl, r0, lsl #20 │ │ │ │ ldrbtmi r4, [fp], #-3038 @ 0xfffff422 │ │ │ │ andcs r9, r1, #201326592 @ 0xc000000 │ │ │ │ strtmi r9, [r8], -r6, lsl #22 │ │ │ │ - blmi ff7e3544 <__read_chk@plt+0xff77e170> │ │ │ │ + blmi ff7e34d4 <__read_chk@plt+0xff77e100> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnne pc, #64, 4 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - b ff17c7e8 <__read_chk@plt+0xff117414> │ │ │ │ + b fff7c778 <__read_chk@plt+0xfff173a4> │ │ │ │ ldmmi r7, {r2, r6, r7, sl, sp, lr, pc}^ │ │ │ │ strt r4, [r9], #1144 @ 0x478 │ │ │ │ tsteq fp, r9, lsl #20 │ │ │ │ movwcc r9, #35080 @ 0x8908 │ │ │ │ tsteq r2, pc, lsl #16 │ │ │ │ addpl r3, r8, r8, lsl #4 │ │ │ │ subsvs r4, r0, sl, lsl #8 │ │ │ │ strmi r5, [fp], #-200 @ 0xffffff38 │ │ │ │ ldr r6, [sl, #-88]! @ 0xffffffa8 │ │ │ │ ldrbtmi r4, [fp], #-3023 @ 0xfffff431 │ │ │ │ cmnlt r3, #-771751936 @ 0xd2000000 │ │ │ │ ldrbtmi r4, [fp], #-3022 @ 0xfffff432 │ │ │ │ andcs r9, r1, #201326592 @ 0xc000000 │ │ │ │ strtmi r9, [r8], -r6, lsl #22 │ │ │ │ - blmi ff3e3594 <__read_chk@plt+0xff37e1c0> │ │ │ │ + blmi ff3e3524 <__read_chk@plt+0xff37e150> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnne pc, #64, 4 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - b fe77c838 <__read_chk@plt+0xfe717464> │ │ │ │ - blmi ff2b7ce0 <__read_chk@plt+0xff25290c> │ │ │ │ + b ff57c7c8 <__read_chk@plt+0xff5173f4> │ │ │ │ + blmi ff2b7c70 <__read_chk@plt+0xff25289c> │ │ │ │ @ instruction: 0xe7c3447b │ │ │ │ ldrbtmi r4, [sl], #-2758 @ 0xfffff53a │ │ │ │ mvnlt lr, fp, ror #9 │ │ │ │ ldrbtmi r4, [fp], #-3013 @ 0xfffff43b │ │ │ │ andcs r9, r1, #201326592 @ 0xc000000 │ │ │ │ strtmi r9, [r8], -r6, lsl #22 │ │ │ │ - blmi ff1a35c8 <__read_chk@plt+0xff13e1f4> │ │ │ │ + blmi ff1a3558 <__read_chk@plt+0xff13e184> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnne pc, #64, 4 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ @ instruction: 0x461913f5 │ │ │ │ - b fe0fc86c <__read_chk@plt+0xfe097498> │ │ │ │ - blmi ff077d78 <__read_chk@plt+0xff0129a4> │ │ │ │ + b feefc7fc <__read_chk@plt+0xfee97428> │ │ │ │ + blmi ff077d08 <__read_chk@plt+0xff012934> │ │ │ │ @ instruction: 0xe7d1447b │ │ │ │ @ instruction: 0xf04f2102 │ │ │ │ @ instruction: 0xf7ff0801 │ │ │ │ ldmdals r0, {r0, r1, r4, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ - bllt 157c9e8 <__read_chk@plt+0x1517614> │ │ │ │ + bllt 157c978 <__read_chk@plt+0x15175a4> │ │ │ │ ldrbtmi r4, [fp], #-3001 @ 0xfffff447 │ │ │ │ ldmmi r9!, {r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-3001 @ 0xfffff447 │ │ │ │ ldrb r4, [sp], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r4, [fp], #-3000 @ 0xfffff448 │ │ │ │ @ instruction: 0xf5a4e796 │ │ │ │ @ instruction: 0xf04f63d5 │ │ │ │ stmdbls ip, {r9, fp} │ │ │ │ @ instruction: 0xf5a4681a │ │ │ │ andsls r6, r3, #1275068419 @ 0x4c000003 │ │ │ │ andge pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf8d39b11 │ │ │ │ ldrmi r0, [r3], -r0, lsr #8 │ │ │ │ @ instruction: 0xf0b34652 │ │ │ │ - blls 5be43c <__read_chk@plt+0x559068> │ │ │ │ + blls 5be3cc <__read_chk@plt+0x558ff8> │ │ │ │ stmdals ip, {r0, r9, sp} │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xff4ef0af │ │ │ │ vpmax.s8 d25, d1, d12 │ │ │ │ ldrbmi r0, [r0, #-257] @ 0xfffffeff │ │ │ │ @ instruction: 0x4602bf18 │ │ │ │ andsls r9, r4, #393216 @ 0x60000 │ │ │ │ ldc2 7, cr15, [r0, #996] @ 0x3e4 │ │ │ │ stmdacs r0, {r2, r4, r9, fp, ip, pc} │ │ │ │ sbchi pc, ip, r0, asr #32 │ │ │ │ ldrmi r9, [r1], -sp, lsl #22 │ │ │ │ - blcc 6e4aa4 <__read_chk@plt+0x67f6d0> │ │ │ │ + blcc 6e4a34 <__read_chk@plt+0x67f660> │ │ │ │ @ instruction: 0x461a9311 │ │ │ │ @ instruction: 0xf8fef0af │ │ │ │ sbcsvs pc, r3, #164, 10 @ 0x29000000 │ │ │ │ ldmdavs r1, {r0, r1, r9, sl, lr} │ │ │ │ andeq pc, r1, #0 │ │ │ │ stmdbcs r0, {r2, r3, r9, ip, pc} │ │ │ │ @ instruction: 0xf8dfd072 │ │ │ │ vst1.16 {d26-d29}, [pc :256], r0 │ │ │ │ andsls r6, r5, r0, lsl #5 │ │ │ │ @ instruction: 0xf10a44fa │ │ │ │ tstls r4, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xf7a64618 │ │ │ │ - ldmdals r1, {r1, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdals r1, {r1, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf88a2200 │ │ │ │ @ instruction: 0xf12b241f │ │ │ │ - blls 3fcddc <__read_chk@plt+0x397a08> │ │ │ │ + blls 3fcc0c <__read_chk@plt+0x397838> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 62a49c <__read_chk@plt+0x5c50c8> │ │ │ │ + blls 62a42c <__read_chk@plt+0x5c5058> │ │ │ │ @ instruction: 0xf140079a │ │ │ │ @ instruction: 0xf50d80ac │ │ │ │ ldmdbls r4, {r1, r6, r9, fp, ip, sp, lr} │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a64650 │ │ │ │ - blls 3f96a8 <__read_chk@plt+0x3942d4> │ │ │ │ + blls 3f9718 <__read_chk@plt+0x394344> │ │ │ │ @ instruction: 0xf8044650 │ │ │ │ @ instruction: 0xf5a43c0b │ │ │ │ movwls r6, #50049 @ 0xc381 │ │ │ │ - ldmib sl!, {r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b d7c8f0 <__read_chk@plt+0xd1751c> │ │ │ │ @ instruction: 0x46039913 │ │ │ │ - bvc 518af8 <__read_chk@plt+0x4b3724> │ │ │ │ + bvc 518a88 <__read_chk@plt+0x4b36b4> │ │ │ │ addvs pc, r1, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xf8124402 │ │ │ │ @ instruction: 0xf5c30c01 │ │ │ │ andcc r7, r3, #-268435449 @ 0xf0000007 │ │ │ │ @ instruction: 0xf0004288 │ │ │ │ @ instruction: 0xf5a480a0 │ │ │ │ strbpl r6, [r1], #129 @ 0x81 │ │ │ │ ldmdbmi lr!, {r0, r8, r9, ip, sp}^ │ │ │ │ andeq lr, r3, sl, lsl #22 │ │ │ │ @ instruction: 0xf7a64479 │ │ │ │ - @ instruction: 0x4650eada │ │ │ │ - beq fac3c <__read_chk@plt+0x95868> │ │ │ │ + @ instruction: 0x4650eb12 │ │ │ │ + beq fabcc <__read_chk@plt+0x957f8> │ │ │ │ @ instruction: 0xf8044651 │ │ │ │ @ instruction: 0xf095ac09 │ │ │ │ vqdmulh.s32 d15, d4, d11[1] │ │ │ │ ldmdbmi r7!, {r2, r4, r7, r8, r9, sp, lr}^ │ │ │ │ ldrbtmi r9, [r9], #-2574 @ 0xfffff5f2 │ │ │ │ - blmi 1696b78 <__read_chk@plt+0x16317a4> │ │ │ │ + blmi 1696b08 <__read_chk@plt+0x1631734> │ │ │ │ svcge 0x0020f801 │ │ │ │ - bls 414e6c <__read_chk@plt+0x3afa98> │ │ │ │ + bls 414dfc <__read_chk@plt+0x3afa28> │ │ │ │ @ instruction: 0xf1a2930c │ │ │ │ andcs r0, r1, #20 │ │ │ │ @ instruction: 0xf7fd4682 │ │ │ │ strmi pc, [r3], -r3, lsl #30 │ │ │ │ movwls r4, #50768 @ 0xc650 │ │ │ │ mcr2 0, 1, pc, cr2, cr5, {4} @ │ │ │ │ ldrb r9, [r1, #2828]! @ 0xb0c │ │ │ │ @ instruction: 0xe66868da │ │ │ │ - bls 4518f0 <__read_chk@plt+0x3ec51c> │ │ │ │ + bls 451880 <__read_chk@plt+0x3ec4ac> │ │ │ │ movwls r5, #43219 @ 0xa8d3 │ │ │ │ stmdami sl!, {r3, r5, r8, sl, sp, lr, pc}^ │ │ │ │ ldmvs r1, {r1, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [fp], #-1144 @ 0xfffffb88 │ │ │ │ - bllt fecfcb54 <__read_chk@plt+0xfec97780> │ │ │ │ + bllt fecfcae4 <__read_chk@plt+0xfec97710> │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ usada8eq r1, pc, lr, sl @ │ │ │ │ - blls 5b4098 <__read_chk@plt+0x54ecc4> │ │ │ │ + blls 5b4028 <__read_chk@plt+0x54ec54> │ │ │ │ ldrhtcc pc, [r0], r3 @ │ │ │ │ strbtle r0, [r6], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0xf1a94b41 │ │ │ │ - bls 43eb94 <__read_chk@plt+0x3d97c0> │ │ │ │ + bls 43eb24 <__read_chk@plt+0x3d9750> │ │ │ │ ldrbtmi r4, [r9], #-2401 @ 0xfffff69f │ │ │ │ ldrdcc r5, [r0, -r3]! │ │ │ │ movwls r2, #49665 @ 0xc201 │ │ │ │ mrc2 7, 6, pc, cr8, cr13, {7} │ │ │ │ strb r4, [fp, #1539] @ 0x603 │ │ │ │ ldrbmi r3, [r0], -r4, lsr #2 │ │ │ │ - blx feafb00c <__read_chk@plt+0xfea95c38> │ │ │ │ + blx feafaf9c <__read_chk@plt+0xfea95bc8> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8dbadef │ │ │ │ ldmvs fp, {ip, sp}^ │ │ │ │ ldrhtcs pc, [r0], r3 @ │ │ │ │ svclt 0x00540792 │ │ │ │ @ instruction: 0xf8d3461a │ │ │ │ adcsmi r2, r2, #196 @ 0xc4 │ │ │ │ @@ -91642,139 +91614,139 @@ │ │ │ │ @ instruction: 0xf8d9e5d8 │ │ │ │ ldreq r3, [fp, -r0] │ │ │ │ mcrge 5, 5, pc, cr0, cr15, {1} @ │ │ │ │ ldrbmi r4, [r1], -r9, lsr #22 │ │ │ │ ldmpl r3, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ movwls r2, #49665 @ 0xc201 │ │ │ │ stmdbmi r9, {r0, r1, r2, r3, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ - bls 246be4 <__read_chk@plt+0x1e1810> │ │ │ │ + bls 246b74 <__read_chk@plt+0x1e17a0> │ │ │ │ @ instruction: 0xf1244479 │ │ │ │ - strb pc, [lr, #-2517]! @ 0xfffff62b @ │ │ │ │ + strb pc, [lr, #-2429]! @ 0xfffff683 @ │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdals ip, {r1, r2, r8, fp, ip, pc} │ │ │ │ - b 17fca8c <__read_chk@plt+0x17976b8> │ │ │ │ - bls 3e583c <__read_chk@plt+0x380468> │ │ │ │ - ldrge pc, [pc], #-2179 @ bebfc <__read_chk@plt+0x59828> │ │ │ │ + b fe5fca1c <__read_chk@plt+0xfe597648> │ │ │ │ + bls 3e57cc <__read_chk@plt+0x3803f8> │ │ │ │ + ldrge pc, [pc], #-2179 @ beb8c <__read_chk@plt+0x597b8> │ │ │ │ ldrbeq lr, [r9], #1832 @ 0x728 │ │ │ │ stclge 5, cr15, [ip, #508] @ 0x1fc │ │ │ │ andcs r4, r5, #1032192 @ 0xfc000 │ │ │ │ andcs r4, r0, pc, lsr ip │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - ldrbtmi lr, [ip], #-3918 @ 0xfffff0b2 │ │ │ │ + ldrbtmi lr, [ip], #-3974 @ 0xfffff07a │ │ │ │ strtcc r4, [r0], #-1539 @ 0xfffff9fd │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ - blx f7b032 <__read_chk@plt+0xf15c5e> │ │ │ │ + blx f7afc2 <__read_chk@plt+0xf15bee> │ │ │ │ ldmdbmi r9!, {r0, r1, r2, r3, r6, r8, sl, sp, lr, pc} │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - ldcl 7, cr15, [lr, #660] @ 0x294 │ │ │ │ + cdp 7, 1, cr15, cr6, cr5, {5} │ │ │ │ @ instruction: 0xf7a5e761 │ │ │ │ - stcls 14, cr14, [ip, #-776] @ 0xfffffcf8 │ │ │ │ + stcls 14, cr14, [ip, #-1000] @ 0xfffffc18 │ │ │ │ ldmdbmi r4!, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0x46284c34 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - ldrbtmi lr, [ip], #-3890 @ 0xfffff0ce │ │ │ │ + ldrbtmi lr, [ip], #-3946 @ 0xfffff096 │ │ │ │ strb r4, [r2, r3, lsl #12]! │ │ │ │ - andseq pc, r8, sl, ror #27 │ │ │ │ - andseq fp, r9, ip, asr r0 │ │ │ │ - andseq r7, r9, r8, asr #22 │ │ │ │ - eoreq sp, lr, r6, lsr r3 │ │ │ │ - mulseq r9, r0, pc @ │ │ │ │ - eorseq lr, fp, lr, lsr #29 │ │ │ │ - andseq sp, r9, r4, ror r7 │ │ │ │ - eorseq r0, r6, lr, lsr #3 │ │ │ │ + andseq pc, r8, r2, lsr sp @ │ │ │ │ + andseq sl, r9, r0, ror pc │ │ │ │ + andseq r7, r9, ip, asr sl │ │ │ │ + eoreq sp, lr, sl, lsr r2 │ │ │ │ + andseq r1, r9, r4, lsr #29 │ │ │ │ + eorseq lr, fp, lr, lsl pc │ │ │ │ + andseq sp, r9, r8, lsl #13 │ │ │ │ + eorseq r0, r6, lr, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ - eorseq lr, fp, r8, lsl lr │ │ │ │ - ldrshteq lr, [fp], -sl │ │ │ │ - eorseq lr, fp, sl, lsr #27 │ │ │ │ - eorseq lr, fp, r4, lsl #27 │ │ │ │ - mulseq r9, r6, r6 │ │ │ │ - andseq sp, r9, r2, asr r4 │ │ │ │ - eorseq lr, fp, r6, ror #25 │ │ │ │ - ldrhteq lr, [fp], -r4 │ │ │ │ - mlaseq fp, r2, ip, lr │ │ │ │ - eorseq lr, fp, r8, ror ip │ │ │ │ - eorseq lr, fp, lr, asr #24 │ │ │ │ - eoreq sp, lr, ip, lsl r0 │ │ │ │ - andseq r8, r9, r6, ror #12 │ │ │ │ - andseq sp, r9, ip, lsl #9 │ │ │ │ - eoreq r7, r7, r8, ror r8 │ │ │ │ - eoreq ip, lr, sl, asr #31 │ │ │ │ - andseq r8, r9, r6, lsl r6 │ │ │ │ - andseq sp, r9, r8, ror #8 │ │ │ │ - mlaeq lr, ip, pc, ip @ │ │ │ │ - mlaeq lr, r6, pc, ip @ │ │ │ │ - andseq r8, r9, r2, ror #11 │ │ │ │ - @ instruction: 0x0019d3fc │ │ │ │ - eoreq ip, lr, r8, ror #30 │ │ │ │ - eoreq ip, lr, r2, asr pc │ │ │ │ - ldrdeq r7, [r7], -r6 @ │ │ │ │ - eoreq ip, lr, r8, asr #30 │ │ │ │ - eoreq ip, lr, r2, asr #30 │ │ │ │ - eorseq lr, fp, ip, lsr #21 │ │ │ │ - andseq r5, r9, ip, lsl #16 │ │ │ │ - eorseq lr, fp, r6, lsl sl │ │ │ │ + eorseq lr, fp, r8, lsl #29 │ │ │ │ + eorseq lr, fp, sl, ror #28 │ │ │ │ + eorseq lr, fp, sl, lsl lr │ │ │ │ + ldrshteq lr, [fp], -r4 │ │ │ │ + andseq sp, r9, sl, lsr #11 │ │ │ │ + andseq sp, r9, r6, ror #6 │ │ │ │ + eorseq lr, fp, r6, asr sp │ │ │ │ + eorseq lr, fp, r4, lsr #26 │ │ │ │ + eorseq lr, fp, r2, lsl #26 │ │ │ │ + eorseq lr, fp, r8, ror #25 │ │ │ │ + ldrhteq lr, [fp], -lr │ │ │ │ + eoreq ip, lr, r0, lsr #30 │ │ │ │ + andseq r8, r9, sl, ror r5 │ │ │ │ + andseq sp, r9, r0, lsr #7 │ │ │ │ + eoreq r7, r7, ip, lsl #15 │ │ │ │ + eoreq ip, lr, lr, asr #29 │ │ │ │ + andseq r8, r9, sl, lsr #10 │ │ │ │ + andseq sp, r9, ip, ror r3 │ │ │ │ + eoreq ip, lr, r0, lsr #29 │ │ │ │ + mlaeq lr, sl, lr, ip │ │ │ │ + @ instruction: 0x001984f6 │ │ │ │ + andseq sp, r9, r0, lsl r3 │ │ │ │ + eoreq ip, lr, ip, ror #28 │ │ │ │ + eoreq ip, lr, r6, asr lr │ │ │ │ + eoreq r7, r7, sl, ror #13 │ │ │ │ + eoreq ip, lr, ip, asr #28 │ │ │ │ + eoreq ip, lr, r6, asr #28 │ │ │ │ + eorseq lr, fp, ip, lsl fp │ │ │ │ + andseq r5, r9, r0, lsr #14 │ │ │ │ + eorseq lr, fp, r6, lsl #21 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ - eoreq r7, r7, ip, ror r6 │ │ │ │ - eoreq ip, lr, lr, ror #27 │ │ │ │ - ldrhteq lr, [fp], -r2 │ │ │ │ - andseq sp, r9, r4, lsl #5 │ │ │ │ - andseq sp, r9, r0, asr r0 │ │ │ │ - eorseq lr, fp, r6, lsl r9 │ │ │ │ - @ instruction: 0x001956d2 │ │ │ │ - @ instruction: 0x0019d1d0 │ │ │ │ - ldrsbteq lr, [fp], -lr │ │ │ │ + mlaeq r7, r0, r5, r7 │ │ │ │ + strdeq ip, [lr], -r2 @ │ │ │ │ + eorseq lr, fp, r2, lsr #20 │ │ │ │ + mulseq r9, r8, r1 │ │ │ │ + andseq ip, r9, r4, ror #30 │ │ │ │ + eorseq lr, fp, r6, lsl #19 │ │ │ │ + andseq r5, r9, r6, ror #11 │ │ │ │ + andseq sp, r9, r4, ror #1 │ │ │ │ + eorseq lr, fp, lr, asr #18 │ │ │ │ ldrlt fp, [r0, #-488] @ 0xfffffe18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ mulscc r0, r0, r1 │ │ │ │ @ instruction: 0xfff2f7ff │ │ │ │ stmdavs r3, {r5, fp, sp, lr}^ │ │ │ │ andcc fp, r4, fp, lsl r1 │ │ │ │ - @ instruction: 0xff7cf12a │ │ │ │ + @ instruction: 0xff24f12a │ │ │ │ stmdavs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf12ab10b │ │ │ │ - qsub16mi pc, r0, r7 @ │ │ │ │ + qadd16mi pc, r0, pc @ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - svclt 0x0072f12a │ │ │ │ + svclt 0x001af12a │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ strmi fp, [r6], -fp, lsl #1 │ │ │ │ smlabbcs r0, r9, r6, r4 │ │ │ │ movwcs lr, #18893 @ 0x49cd │ │ │ │ - blmi 1291690 <__read_chk@plt+0x122c2bc> │ │ │ │ + blmi 1291620 <__read_chk@plt+0x122c24c> │ │ │ │ ldmdals r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r0!, {r1, r2, ip, pc} │ │ │ │ ldmib sp, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r4, r9, fp, sp} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ mrsls r0, (UNDEF: 56) │ │ │ │ rsbsle r2, r8, r0, lsl #16 │ │ │ │ pkhtbmi r4, fp, r3, asr #12 │ │ │ │ strmi r4, [sp], -r8, asr #13 │ │ │ │ ldrmi r4, [ip], -sl, lsl #13 │ │ │ │ andscs r9, r4, r7, lsl #4 │ │ │ │ @ instruction: 0xf12b4657 │ │ │ │ - @ instruction: 0x4682f8bf │ │ │ │ + strmi pc, [r2], r7, ror #16 │ │ │ │ subvs r6, r5, r5 │ │ │ │ sbcvs r6, r5, r5, lsl #1 │ │ │ │ ldmdavs r0!, {r0, r2, r8, sp, lr} │ │ │ │ - blx fe1fb2cc <__read_chk@plt+0xfe195ef8> │ │ │ │ + blx bfb25c <__read_chk@plt+0xb95e88> │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d8d005 │ │ │ │ @ instruction: 0xf1440000 │ │ │ │ - @ instruction: 0xf8cafa7b │ │ │ │ + @ instruction: 0xf8cafa23 │ │ │ │ tstlt ip, r0 │ │ │ │ adcmi r6, r2, #3276800 @ 0x320000 │ │ │ │ ldrbmi fp, [r3], r8, lsl #30 │ │ │ │ eorsle r2, sp, r0, lsl #30 │ │ │ │ andsge pc, r0, r7, asr #17 │ │ │ │ svcvc 0x0004f856 │ │ │ │ stmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ @@ -91790,175 +91762,175 @@ │ │ │ │ @ instruction: 0x4602d039 │ │ │ │ movwcs r6, #6295 @ 0x1897 │ │ │ │ ldmdavs r7, {r0, r1, r2, r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf387fab7 │ │ │ │ ldmdbvs r2, {r0, r1, r3, r4, r6, r8, fp} │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs bfa34 <__read_chk@plt+0x5a660> │ │ │ │ + blcs bf9c4 <__read_chk@plt+0x5a5f0> │ │ │ │ @ instruction: 0xb1b7d1f0 │ │ │ │ @ instruction: 0xf1444638 │ │ │ │ - strmi pc, [r7], -r5, asr #20 │ │ │ │ + strmi pc, [r7], -sp, ror #19 │ │ │ │ stmiblt r0, {r3, fp, ip, pc} │ │ │ │ - blmi 5d1698 <__read_chk@plt+0x56c2c4> │ │ │ │ + blmi 5d1628 <__read_chk@plt+0x56c254> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 318eb4 <__read_chk@plt+0x2b3ae0> │ │ │ │ + blls 318e44 <__read_chk@plt+0x2b3a70> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle sl, r0, lsl #6 │ │ │ │ andlt r4, fp, r8, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ eorge pc, r0, sp, asr #17 │ │ │ │ andscc lr, r0, r0, asr #15 │ │ │ │ @ instruction: 0xff58f7ff │ │ │ │ stmdavs r3, {r3, fp, ip, pc}^ │ │ │ │ andcc fp, r4, fp, lsl r1 │ │ │ │ - cdp2 1, 14, cr15, cr2, cr10, {1} │ │ │ │ + cdp2 1, 8, cr15, cr10, cr10, {1} │ │ │ │ stmdavs r3, {r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf12ab10b │ │ │ │ - stmdage r8, {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - cdp2 1, 13, cr15, cr10, cr10, {1} │ │ │ │ + stmdage r8, {r0, r2, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + cdp2 1, 8, cr15, cr2, cr10, {1} │ │ │ │ @ instruction: 0x2700e7dc │ │ │ │ @ instruction: 0xf7a5e7da │ │ │ │ - svclt 0x0000ed98 │ │ │ │ - eorseq pc, r5, ip, lsl #22 │ │ │ │ + svclt 0x0000edd0 │ │ │ │ + eorseq pc, r5, ip, ror fp @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r5, r0, asr #20 │ │ │ │ + ldrhteq pc, [r5], -r0 @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, sl, r1, asr sl │ │ │ │ vstrge d4, [r5, #-324] @ 0xfffffebc │ │ │ │ mrcmi 4, 2, r4, cr1, cr10, {3} │ │ │ │ ldrbtmi r4, [lr], #-1577 @ 0xfffff9d7 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ @ instruction: 0xf0e70300 │ │ │ │ stmdacs r0, {r0, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r8], -sp, rrx │ │ │ │ - blx fe5fb254 <__read_chk@plt+0xfe595e80> │ │ │ │ + blx fe5fb1e4 <__read_chk@plt+0xfe595e10> │ │ │ │ rsble r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf0e04628 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ smlsdxcs r0, r9, r0, sp │ │ │ │ ldrtmi r4, [r8], r8, lsr #12 │ │ │ │ - blx ffb7b26c <__read_chk@plt+0xffb15e98> │ │ │ │ + blx ffb7b1fc <__read_chk@plt+0xffb15e28> │ │ │ │ strmi r3, [r4], -r1, lsl #14 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ stmeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xf12b4640 │ │ │ │ - @ instruction: 0x4621f813 │ │ │ │ + @ instruction: 0xf12a4640 │ │ │ │ + @ instruction: 0x4621ffbb │ │ │ │ strmi r4, [r4], -r2, asr #12 │ │ │ │ @ instruction: 0xf7a59004 │ │ │ │ - @ instruction: 0x4628ea96 │ │ │ │ - blx 1dfb294 <__read_chk@plt+0x1d95ec0> │ │ │ │ + strtmi lr, [r8], -lr, asr #21 │ │ │ │ + blx 1dfb224 <__read_chk@plt+0x1d95e50> │ │ │ │ @ instruction: 0xf8dfb1a8 │ │ │ │ svcmi 0x003a80e8 │ │ │ │ - ldrbtmi r4, [pc], #-1272 @ bef20 <__read_chk@plt+0x59b4c> │ │ │ │ + ldrbtmi r4, [pc], #-1272 @ beeb0 <__read_chk@plt+0x59adc> │ │ │ │ strbmi r6, [r0], -r3, lsl #16 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf1444638 │ │ │ │ - strmi pc, [r3], -r9, asr #19 │ │ │ │ + @ instruction: 0x4603f971 │ │ │ │ @ instruction: 0xf8444628 │ │ │ │ @ instruction: 0xf0e03b04 │ │ │ │ stmdacs r0, {r0, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi r1!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x8010f8dd │ │ │ │ - stcmi 4, cr4, [pc], #-484 @ bed6c <__read_chk@plt+0x59998> │ │ │ │ - stc 7, cr15, [ip, #660]! @ 0x294 │ │ │ │ + stcmi 4, cr4, [pc], #-484 @ becfc <__read_chk@plt+0x59928> │ │ │ │ + stcl 7, cr15, [r4, #660]! @ 0x294 │ │ │ │ andcs r4, r5, #753664 @ 0xb8000 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf7a52000 │ │ │ │ - stmdbmi ip!, {r1, r2, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbmi ip!, {r1, r2, r3, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ strmi r2, [r7], -r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - ldc 7, cr15, [lr, #660] @ 0x294 │ │ │ │ + ldcl 7, cr15, [r6, #660] @ 0x294 │ │ │ │ andls r2, r1, r0, lsl #2 │ │ │ │ tstls r2, fp, lsr r6 │ │ │ │ strbmi r4, [r0], -sl, lsr #12 │ │ │ │ strls r5, [r0], #-2356 @ 0xfffff6cc │ │ │ │ mcr2 7, 7, pc, cr10, cr15, {7} @ │ │ │ │ mvnslt r4, r4, lsl #12 │ │ │ │ @ instruction: 0xf0bfa804 │ │ │ │ - bmi 97d1fc <__read_chk@plt+0x917e28> │ │ │ │ + bmi 97d18c <__read_chk@plt+0x917db8> │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r5, lsr #2 │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ ldmdbmi ip, {r4, r5, r6, r7, r8, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - andcs lr, r3, #124, 26 @ 0x1f00 │ │ │ │ + andcs lr, r3, #180, 26 @ 0x2d00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0442004 │ │ │ │ strcs pc, [r0], #-3165 @ 0xfffff3a3 │ │ │ │ - blmi 678f54 <__read_chk@plt+0x613b80> │ │ │ │ + blmi 678ee4 <__read_chk@plt+0x613b10> │ │ │ │ tstcs r1, r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ mrrc2 0, 4, pc, r4, cr4 @ │ │ │ │ ldmdbmi r3, {r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [r6, #-660]! @ 0xfffffd6c │ │ │ │ + ldc 7, cr15, [lr, #660] @ 0x294 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ mcrr2 0, 4, pc, r8, cr4 @ │ │ │ │ @ instruction: 0xf7a5e7e9 │ │ │ │ - svclt 0x0000ece6 │ │ │ │ - ldrsbteq pc, [r5], -r0 @ │ │ │ │ + svclt 0x0000ed1e │ │ │ │ + eorseq pc, r5, r0, asr #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r5, sl, asr #19 │ │ │ │ - andseq r6, sp, r8, lsr #19 │ │ │ │ - andseq r6, sp, r6, lsr #19 │ │ │ │ - andseq ip, r9, r8, lsr #31 │ │ │ │ + eorseq pc, r5, sl, lsr sl @ │ │ │ │ + @ instruction: 0x001d68bc │ │ │ │ + @ instruction: 0x001d68ba │ │ │ │ + @ instruction: 0x0019cebc │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ - @ instruction: 0x0018d8f2 │ │ │ │ - mulseq r9, ip, pc @ │ │ │ │ - ldrshteq pc, [r5], -r2 @ │ │ │ │ - andseq ip, r9, ip, ror #29 │ │ │ │ - andseq ip, r9, sl, asr pc │ │ │ │ - @ instruction: 0x0019cef6 │ │ │ │ + andseq sp, r8, sl, lsr r8 │ │ │ │ + @ instruction: 0x0019ceb0 │ │ │ │ + eorseq pc, r5, r2, ror #18 │ │ │ │ + andseq ip, r9, r0, lsl #28 │ │ │ │ + andseq ip, r9, lr, ror #28 │ │ │ │ + andseq ip, r9, sl, lsl #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff0fd368 <__read_chk@plt+0xff097f94> │ │ │ │ + bleq ff0fd2f8 <__read_chk@plt+0xff097f24> │ │ │ │ vmlsl.s32 q2, d29, d4 │ │ │ │ - blmi fe1d24b0 <__read_chk@plt+0xfe16d0dc> │ │ │ │ + blmi fe1d2440 <__read_chk@plt+0xfe16d06c> │ │ │ │ ldrbtmi sl, [sl], #-3595 @ 0xfffff1f5 │ │ │ │ andlt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf8df2500 │ │ │ │ ldrbtmi r8, [fp], #524 @ 0x20c │ │ │ │ ldmpl r3, {r1, r3, r8, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf50844f8 │ │ │ │ strtmi r7, [sl], r0, ror #16 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3414 │ │ │ │ - blmi 1fffc68 <__read_chk@plt+0x1f9a894> │ │ │ │ + blmi 1fffbf8 <__read_chk@plt+0x1f9a824> │ │ │ │ stmib sp, {r0, r2, r4, r5, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf85b1006 │ │ │ │ - blmi 1fa3080 <__read_chk@plt+0x1f3dcac> │ │ │ │ + blmi 1fa3010 <__read_chk@plt+0x1f3dc3c> │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdbmi r5!, {r0, r1, r5, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [sl, #-660] @ 0xfffffd6c │ │ │ │ + stcl 7, cr15, [r2, #-660] @ 0xfffffd6c │ │ │ │ stmib sp, {r0, r5, r9, sl, lr}^ │ │ │ │ vst2.8 {d16-d17}, [pc], r0 │ │ │ │ andcs r7, r0, #-402653183 @ 0xe8000001 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf126a702 │ │ │ │ - @ instruction: 0x4604fbd7 │ │ │ │ + @ instruction: 0x4604fb7f │ │ │ │ eorle r2, r4, lr, lsl #16 │ │ │ │ andsle r2, ip, r1, lsr #16 │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ stmdacs r1, {r1, r2, r4, r7, pc} │ │ │ │ adcshi pc, r4, r0 │ │ │ │ @ instruction: 0xf10b4630 │ │ │ │ stccs 13, cr15, [r4], {51} @ 0x33 │ │ │ │ @@ -91966,29 +91938,29 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ subcs r3, r0, #128, 4 │ │ │ │ andcs r6, r5, #58 @ 0x3a │ │ │ │ rsbmi r6, r4, #220, 16 @ 0xdc0000 │ │ │ │ bicsle r2, r2, r0, lsl #26 │ │ │ │ strtmi r9, [r8], -r4, lsl #18 │ │ │ │ - ldcl 7, cr15, [lr], {165} @ 0xa5 │ │ │ │ + ldc 7, cr15, [r6, #-660] @ 0xfffffd6c │ │ │ │ @ instruction: 0x4630e7d2 │ │ │ │ streq pc, [r1, #-133] @ 0xffffff7b │ │ │ │ ldc2 1, cr15, [sl, #-44] @ 0xffffffd4 │ │ │ │ vst1.64 {d30}, [pc :128], r7 │ │ │ │ stcge 0, cr1, [r9], {124} @ 0x7c │ │ │ │ mcr2 7, 6, pc, cr10, cr15, {7} @ │ │ │ │ stmdacs r0, {r0, r3, ip, pc} │ │ │ │ addhi pc, sl, r0 │ │ │ │ vmax.s8 d20, d0, d1 │ │ │ │ ldrtmi r3, [r0], -r7, ror #5 │ │ │ │ - svc 0x00c8f7a5 │ │ │ │ + stmda r0, {r1, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8864620 │ │ │ │ @ instruction: 0xf12aa3e7 │ │ │ │ - ldrtmi pc, [r0], -r9, lsl #27 @ │ │ │ │ + @ instruction: 0x4630fd31 │ │ │ │ stc2 1, cr15, [r2, #-44] @ 0xffffffd4 │ │ │ │ vst1.8 {d20-d22}, [pc :256], r0 │ │ │ │ @ instruction: 0xf0e8117c │ │ │ │ eorsvs pc, r8, r1, ror #30 │ │ │ │ eorsle r2, fp, r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf503b19b │ │ │ │ @@ -92000,17 +91972,17 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ ldmdbmi pc!, {r2, r4, r5, r6, r7, sp} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - andcs lr, r1, #156, 24 @ 0x9c00 │ │ │ │ + andcs lr, r1, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xf7c52100 │ │ │ │ - blls 27df2c <__read_chk@plt+0x218b58> │ │ │ │ + blls 27deb4 <__read_chk@plt+0x218ae0> │ │ │ │ ldmdavs r8!, {r1, r2, r9, sl, lr} │ │ │ │ subsle r2, sp, r0, lsl #22 │ │ │ │ stccs 8, cr6, [r0, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0xf04f4d37 │ │ │ │ vsubw.s8 q8, q0, d4 │ │ │ │ svclt 0x00080302 │ │ │ │ movwls r2, #4868 @ 0x1304 │ │ │ │ @@ -92019,28 +91991,28 @@ │ │ │ │ @ instruction: 0xf0e72300 │ │ │ │ @ instruction: 0x4638fe9d │ │ │ │ @ instruction: 0xf95ef0e7 │ │ │ │ cmple r0, r0, lsl #28 │ │ │ │ teqlt fp, r6, lsl #22 │ │ │ │ @ instruction: 0xb12b681b │ │ │ │ strtmi r9, [r0], -r6, lsl #24 │ │ │ │ - blx 13fb6c0 <__read_chk@plt+0x13962ec> │ │ │ │ + @ instruction: 0xf9f4f13f │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ stmdbmi r9!, {sl, sp} │ │ │ │ ldrbtmi r4, [r9], #-2592 @ 0xfffff5e0 │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ ldrcs pc, [r4], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ teqle r3, r0, lsl #4 │ │ │ │ vmax.s8 d4, d13, d16 │ │ │ │ pop {r2, r3, r4, r8, sl, fp, lr} │ │ │ │ stmdbmi r2!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - blmi 8fa368 <__read_chk@plt+0x894f94> │ │ │ │ + blmi 8fa3d8 <__read_chk@plt+0x895004> │ │ │ │ andcs r4, r4, #1048576 @ 0x100000 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ ldc2 7, cr15, [r8, #912] @ 0x390 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf5034630 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @@ -92049,131 +92021,131 @@ │ │ │ │ @ instruction: 0xf10b20f4 │ │ │ │ ldrb pc, [r4, -r7, lsl #25] @ │ │ │ │ @ instruction: 0xf10b4630 │ │ │ │ ldrb pc, [r0, -r3, lsl #25] @ │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ ldc2 0, cr15, [ip], #-768 @ 0xfffffd00 │ │ │ │ andcs lr, r0, r9, asr #15 │ │ │ │ - stc2l 7, cr15, [r6], {197} @ 0xc5 │ │ │ │ - blcs e5e58 <__read_chk@plt+0x80a84> │ │ │ │ + stc2l 7, cr15, [r4], {197} @ 0xc5 │ │ │ │ + blcs e5de8 <__read_chk@plt+0x80a14> │ │ │ │ @ instruction: 0xe7c1d1ba │ │ │ │ str r9, [r0, r6, lsl #20]! │ │ │ │ - bl feefd0e0 <__read_chk@plt+0xfee97d0c> │ │ │ │ - eorseq pc, r5, r2, asr #16 │ │ │ │ + bl ffcfd070 <__read_chk@plt+0xffc97c9c> │ │ │ │ + ldrhteq pc, [r5], -r2 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r5, r6, lsr r8 @ │ │ │ │ - eorseq r3, r8, ip, lsr ip │ │ │ │ + eorseq pc, r5, r6, lsr #17 │ │ │ │ + eorseq r3, r8, ip, lsr #25 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0019ced4 │ │ │ │ - andseq ip, r9, r2, lsr #29 │ │ │ │ - andseq lr, r8, ip, lsl lr │ │ │ │ + andseq ip, r9, r8, ror #27 │ │ │ │ + @ instruction: 0x0019cdb6 │ │ │ │ + andseq lr, r8, r4, ror #26 │ │ │ │ andeq r0, r0, r8, lsr #29 │ │ │ │ - ldrhteq pc, [r5], -r6 @ │ │ │ │ - andseq ip, r9, r8, ror #26 │ │ │ │ + eorseq pc, r5, r6, lsr #14 │ │ │ │ + andseq ip, r9, ip, ror ip │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - andseq ip, r9, r2, asr #26 │ │ │ │ + andseq ip, r9, r6, asr ip │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, r5, asr #18 │ │ │ │ ldrbtmi r4, [r9], #-2629 @ 0xfffff5bb │ │ │ │ - blmi 1252bb0 <__read_chk@plt+0x11ed7dc> │ │ │ │ + blmi 1252b40 <__read_chk@plt+0x11ed76c> │ │ │ │ stmpl sl, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x43acf8d3 │ │ │ │ rsble r2, r0, r0, lsl #24 │ │ │ │ stmiavs r4!, {r8, r9, sp} │ │ │ │ movwcc r4, #5658 @ 0x161a │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ addseq r3, r5, r2, lsl #4 │ │ │ │ @ instruction: 0xf12a4628 │ │ │ │ - strtmi pc, [sl], -sp, lsr #28 │ │ │ │ + @ instruction: 0x462afdd5 │ │ │ │ strmi r4, [r5], -r1, lsr #12 │ │ │ │ @ instruction: 0xf7a59004 │ │ │ │ - ldmdavs fp!, {r4, r5, r7, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x43acf8d3 │ │ │ │ ands fp, r4, r4, lsr r9 │ │ │ │ - @ instruction: 0xffecf143 │ │ │ │ + @ instruction: 0xff94f143 │ │ │ │ @ instruction: 0xf84568a4 │ │ │ │ cmnlt r4, r4, lsl #22 │ │ │ │ stmdacs r0, {r5, r6, fp, sp, lr} │ │ │ │ stmdavs r0!, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2093 @ 0xfffff7d3 │ │ │ │ - @ instruction: 0xffdef143 │ │ │ │ + @ instruction: 0xff86f143 │ │ │ │ @ instruction: 0xf84568a4 │ │ │ │ @ instruction: 0x2c000b04 │ │ │ │ stmdbmi sl!, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x8010f8dd │ │ │ │ stcmi 4, cr4, [r8], #-484 @ 0xfffffe1c │ │ │ │ - bl ff1fd1b8 <__read_chk@plt+0xff197de4> │ │ │ │ + bl ffffd148 <__read_chk@plt+0xfff97d74> │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf7a52000 │ │ │ │ - stmdbmi r5!, {r1, r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdbmi r5!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strmi r2, [r7], -r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bl fee7d1d4 <__read_chk@plt+0xfee17e00> │ │ │ │ + bl ffc7d164 <__read_chk@plt+0xffc17d90> │ │ │ │ andls r2, r1, r0, lsl #2 │ │ │ │ tstls r2, fp, lsr r6 │ │ │ │ strbmi r4, [r0], -sl, lsr #12 │ │ │ │ strls r5, [r0], #-2356 @ 0xfffff6cc │ │ │ │ stc2 7, cr15, [r2, #-1020] @ 0xfffffc04 │ │ │ │ mvnlt r4, r4, lsl #12 │ │ │ │ @ instruction: 0xf0bea804 │ │ │ │ - bmi 7bee2c <__read_chk@plt+0x759a58> │ │ │ │ + bmi 7bedbc <__read_chk@plt+0x7599e8> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d118 │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ ldmdbmi r5, {r4, r5, r6, r7, r8, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - andcs lr, r4, #148, 22 @ 0x25000 │ │ │ │ + andcs lr, r4, #204, 22 @ 0x33000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0444610 │ │ │ │ @ instruction: 0xe7e4fa75 │ │ │ │ andcs r4, r4, #15360 @ 0x3c00 │ │ │ │ ldrmi r2, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf044447b │ │ │ │ ldrb pc, [r9, sp, ror #20] @ │ │ │ │ - bl 37d23c <__read_chk@plt+0x317e68> │ │ │ │ - eorseq pc, r5, lr, ror #11 │ │ │ │ + bl 117d1cc <__read_chk@plt+0x1117df8> │ │ │ │ + eorseq pc, r5, lr, asr r6 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r5, r8, ror #11 │ │ │ │ + eorseq pc, r5, r8, asr r6 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq ip, lr, lr, lsr r6 │ │ │ │ - andseq ip, r9, r4, lsr #25 │ │ │ │ + eoreq ip, lr, r2, asr #10 │ │ │ │ + @ instruction: 0x0019cbb8 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ - ldrdeq r3, [lr], -lr @ │ │ │ │ - mulseq r9, ip, ip │ │ │ │ - eorseq pc, r5, r2, lsr #10 │ │ │ │ - andseq ip, r9, r4, lsl #24 │ │ │ │ - andseq ip, r9, ip, lsl #23 │ │ │ │ + eoreq r3, lr, r2, ror #13 │ │ │ │ + @ instruction: 0x0019cbb0 │ │ │ │ + mlaseq r5, r2, r5, pc @ │ │ │ │ + andseq ip, r9, r8, lsl fp │ │ │ │ + andseq ip, r9, r0, lsr #21 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ addslt r4, fp, ip, lsr #27 │ │ │ │ andcs r4, r0, #172, 28 @ 0xac0 │ │ │ │ ldrbtmi r4, [sp], #-3244 @ 0xfffff354 │ │ │ │ ldrbtmi r9, [lr], #-522 @ 0xfffffdf6 │ │ │ │ eorscs pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0x96054690 │ │ │ │ - blmi feb10ccc <__read_chk@plt+0xfeaab8f8> │ │ │ │ + blmi feb10c5c <__read_chk@plt+0xfeaab888> │ │ │ │ stmdbpl ip!, {r0, r1, r2, r6, r9, sl, lr} │ │ │ │ - beq bfb840 <__read_chk@plt+0xb9646c> │ │ │ │ + beq bfb7d0 <__read_chk@plt+0xb963fc> │ │ │ │ addsls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ stmdavs r4!, {r2, r3, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf04f9419 │ │ │ │ @ instruction: 0xf8df0400 │ │ │ │ ldrbtmi fp, [r9], #660 @ 0x294 │ │ │ │ stmdbvc r0!, {r0, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldmpl r6!, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @@ -92188,275 +92160,275 @@ │ │ │ │ strble r0, [r1, #-1937] @ 0xfffff86f │ │ │ │ @ instruction: 0x33acf8d3 │ │ │ │ eorsle r2, sp, r0, lsl #22 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmibmi r6, {r0, r1, r2, r3, r4, r6, r7, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - movtcs lr, #2852 @ 0xb24 │ │ │ │ + movtcs lr, #2908 @ 0xb5c │ │ │ │ ldmdavs r3!, {r0, r1, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf5032200 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ andls r2, r0, r3, lsr r3 │ │ │ │ submi r4, r9, #40, 12 @ 0x2800000 │ │ │ │ - bhi 179bb8 <__read_chk@plt+0x1147e4> │ │ │ │ + bhi 179b48 <__read_chk@plt+0x114774> │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ - @ instruction: 0xf9e8f126 │ │ │ │ + @ instruction: 0xf990f126 │ │ │ │ stmdacs lr, {r2, r9, sl, lr} │ │ │ │ stmdacs r1!, {r0, r1, r3, r4, r5, ip, lr, pc} │ │ │ │ stmdacs r3, {r0, r3, r5, ip, lr, pc} │ │ │ │ stmdacs r1, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ sbchi pc, pc, r0 │ │ │ │ @ instruction: 0xf10b4628 │ │ │ │ @ instruction: 0x2c04fb45 │ │ │ │ stmdbge sl, {r1, r2, ip, lr, pc} │ │ │ │ @ instruction: 0xf0bb4628 │ │ │ │ @ instruction: 0x4604fd13 │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ - blcs e60e4 <__read_chk@plt+0x80d10> │ │ │ │ + blcs e6074 <__read_chk@plt+0x80ca0> │ │ │ │ andcs sp, r4, #191 @ 0xbf │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf9daf044 │ │ │ │ @ instruction: 0xf12aa80a │ │ │ │ - @ instruction: 0xe7b6fbb5 │ │ │ │ + sbfx pc, sp, #22, #23 │ │ │ │ @ instruction: 0xb12f2205 │ │ │ │ andcs r4, r0, r8, ror r9 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - strb lr, [r2, r8, ror #21] │ │ │ │ + strb lr, [r2, r0, lsr #22] │ │ │ │ @ instruction: 0x46384659 │ │ │ │ - b ff97d37c <__read_chk@plt+0xff917fa8> │ │ │ │ + bl 77d30c <__read_chk@plt+0x717f38> │ │ │ │ @ instruction: 0x4628e7bd │ │ │ │ streq pc, [r1, -r7, lsl #1] │ │ │ │ - blx 87b922 <__read_chk@plt+0x81654e> │ │ │ │ + blx 87b8b2 <__read_chk@plt+0x8164de> │ │ │ │ @ instruction: 0xf1b8e7e0 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0x46288098 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blx 5fb936 <__read_chk@plt+0x596562> │ │ │ │ + blx 5fb8c6 <__read_chk@plt+0x5964f2> │ │ │ │ @ instruction: 0xf7ffe7d6 │ │ │ │ @ instruction: 0x4601feb9 │ │ │ │ stmdacs r0, {r0, r3, ip, pc} │ │ │ │ addhi pc, r7, r0 │ │ │ │ @ instruction: 0x46282232 │ │ │ │ - stcl 7, cr15, [r6, #660] @ 0x294 │ │ │ │ + ldcl 7, cr15, [lr, #660]! @ 0x294 │ │ │ │ @ instruction: 0xf04fa809 │ │ │ │ @ instruction: 0xf88d0300 │ │ │ │ @ instruction: 0xf12a3062 │ │ │ │ - strtmi pc, [r8], -r5, lsl #23 │ │ │ │ - blx 7b960 <__read_chk@plt+0x1658c> │ │ │ │ + strtmi pc, [r8], -sp, lsr #22 │ │ │ │ + blx 7b8f0 <__read_chk@plt+0x1651c> │ │ │ │ strtmi sl, [r8], -sl, lsl #18 │ │ │ │ stc2l 0, cr15, [lr], {187} @ 0xbb │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldmdavs r3!, {r1, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcs CPSR_x, r3 @ │ │ │ │ strle r0, [lr, #-1938] @ 0xfffff86e │ │ │ │ @ instruction: 0x33acf8d3 │ │ │ │ @ instruction: 0x4628b15b │ │ │ │ @ instruction: 0xf9dcf0bb │ │ │ │ adcmi r4, r8, #1048576 @ 0x100000 │ │ │ │ eorscs sp, r2, #5 │ │ │ │ @ instruction: 0xf7a54628 │ │ │ │ - @ instruction: 0xf88deda2 │ │ │ │ + @ instruction: 0xf88dedda │ │ │ │ strtmi r4, [r8], -r2, rrx │ │ │ │ @ instruction: 0xf972f0bb │ │ │ │ adcmi r4, r8, #1048576 @ 0x100000 │ │ │ │ eorscs sp, r2, #6 │ │ │ │ @ instruction: 0xf7a54628 │ │ │ │ - movwcs lr, #3478 @ 0xd96 │ │ │ │ + movwcs lr, #3534 @ 0xdce │ │ │ │ rsbcc pc, r2, sp, lsl #17 │ │ │ │ - @ instruction: 0xff28f13a │ │ │ │ + mrc2 1, 6, pc, cr0, cr10, {1} │ │ │ │ svccs 0x00004680 │ │ │ │ @ instruction: 0xf13ad167 │ │ │ │ - @ instruction: 0x4607ff13 │ │ │ │ + @ instruction: 0x4607febb │ │ │ │ eoreq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - mlasvs r8, r1, lr, pc @ │ │ │ │ + eorsvs pc, r8, r9, lsr lr @ │ │ │ │ @ instruction: 0xf7a54628 │ │ │ │ - @ instruction: 0xf8d8ec8a │ │ │ │ + @ instruction: 0xf8d8ecc2 │ │ │ │ subsvs r3, r8, r4, lsr #32 │ │ │ │ orrslt r6, r3, r3, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ @ instruction: 0xf902f7ef │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ ldmdbmi r8!, {r2, r4, r5, r6, r7, sp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a54479 │ │ │ │ - andcs lr, r1, #100, 20 @ 0x64000 │ │ │ │ + andcs lr, r1, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0xf7c52100 │ │ │ │ - @ instruction: 0x4605f933 │ │ │ │ + @ instruction: 0x4605f931 │ │ │ │ ldrdvs lr, [r6], -sp │ │ │ │ suble r2, r4, r0, lsl #28 │ │ │ │ @ instruction: 0x46424931 │ │ │ │ @ instruction: 0xf8c86833 │ │ │ │ ldrbtmi r3, [r9], #-0 │ │ │ │ @ instruction: 0xf1042306 │ │ │ │ movwcs pc, #2709 @ 0xa95 @ │ │ │ │ bicslt r6, r5, r3, lsr r0 │ │ │ │ @ instruction: 0xf7c52000 │ │ │ │ - @ instruction: 0xe016fad9 │ │ │ │ + @ instruction: 0xe016fad7 │ │ │ │ andcs r4, r5, #688128 @ 0xa8000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - b 11fd4b8 <__read_chk@plt+0x11980e4> │ │ │ │ + b 1ffd448 <__read_chk@plt+0x1f98074> │ │ │ │ @ instruction: 0x4628e71f │ │ │ │ - blx fe17ba58 <__read_chk@plt+0xfe116684> │ │ │ │ + blx fe17b9e8 <__read_chk@plt+0xfe116614> │ │ │ │ strtmi lr, [r8], -r4, asr #14 │ │ │ │ - blx 207ba60 <__read_chk@plt+0x201668c> │ │ │ │ - bls 2122c8 <__read_chk@plt+0x1acef4> │ │ │ │ + blx 207b9f0 <__read_chk@plt+0x201661c> │ │ │ │ + bls 212258 <__read_chk@plt+0x1ace84> │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ stmdami r3!, {r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c04478 │ │ │ │ - bmi 97df14 <__read_chk@plt+0x918b40> │ │ │ │ + bmi 97dea4 <__read_chk@plt+0x918ad0> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d11d │ │ │ │ pop {r0, r1, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf13a8ff0 │ │ │ │ - strmi pc, [r7], -fp, lsr #29 │ │ │ │ + @ instruction: 0x4607fe53 │ │ │ │ eoreq pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf1434628 │ │ │ │ - eorsvs pc, r8, r9, lsr #28 │ │ │ │ + ldrsbtvs pc, [r8], -r1 @ │ │ │ │ @ instruction: 0xf7a54628 │ │ │ │ - @ instruction: 0xf8d8ec22 │ │ │ │ + @ instruction: 0xf8d8ec5a │ │ │ │ subsvs r3, r8, r8, lsr #32 │ │ │ │ ldmdbmi r4, {r1, r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - blls 250f90 <__read_chk@plt+0x1ebbbc> │ │ │ │ + blls 250f20 <__read_chk@plt+0x1ebb4c> │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ movwcs r4, #25721 @ 0x6479 │ │ │ │ - blx 14fbaa4 <__read_chk@plt+0x14966d0> │ │ │ │ + blx 14fba34 <__read_chk@plt+0x1496660> │ │ │ │ @ instruction: 0xf7a5e7bb │ │ │ │ - svclt 0x0000e992 │ │ │ │ - mlaseq r5, r2, r4, pc @ │ │ │ │ - eorseq pc, r5, lr, lsl #9 │ │ │ │ + svclt 0x0000e9ca │ │ │ │ + eorseq pc, r5, r2, lsl #10 │ │ │ │ + ldrshteq pc, [r5], -lr @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r3, r8, r2, ror r8 │ │ │ │ - andseq ip, r9, ip, lsr ip │ │ │ │ - mulseq r9, r4, fp │ │ │ │ - andseq ip, r9, r0, ror fp │ │ │ │ - andseq lr, r8, ip, lsr #19 │ │ │ │ - andseq lr, r8, r2, lsr #32 │ │ │ │ - andseq ip, r9, r2, lsl #20 │ │ │ │ + eorseq r3, r8, r2, ror #17 │ │ │ │ + andseq ip, r9, r0, asr fp │ │ │ │ + andseq ip, r9, r8, lsr #21 │ │ │ │ + andseq ip, r9, r4, lsl #21 │ │ │ │ + @ instruction: 0x0018e8f4 │ │ │ │ + andseq sp, r8, sl, ror #30 │ │ │ │ + andseq ip, r9, r6, lsl r9 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ - andseq ip, r9, r4, lsr sl │ │ │ │ - eorseq pc, r5, sl, lsr r2 @ │ │ │ │ - mulseq r8, r8, pc @ │ │ │ │ + andseq ip, r9, r8, asr #18 │ │ │ │ + eorseq pc, r5, sl, lsr #5 │ │ │ │ + andseq sp, r8, r0, ror #29 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x4692b095 │ │ │ │ - blcs ffffda6c <__read_chk@plt+0xfff98698> │ │ │ │ + blcs ffffd9fc <__read_chk@plt+0xfff98628> │ │ │ │ strmi r4, [r5], -lr, lsl #12 │ │ │ │ - blhi ffefda74 <__read_chk@plt+0xffe986a0> │ │ │ │ + blhi ffefda04 <__read_chk@plt+0xffe98630> │ │ │ │ ldrbtmi r9, [sl], #-782 @ 0xfffffcf2 │ │ │ │ - blcc ffdfda7c <__read_chk@plt+0xffd986a8> │ │ │ │ + blcc ffdfda0c <__read_chk@plt+0xffd98638> │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ ldrbtmi r2, [r8], #1024 @ 0x400 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9313 │ │ │ │ ldrls r0, [r2], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xff66f0ad │ │ │ │ - blcc ff7fda98 <__read_chk@plt+0xff7986c4> │ │ │ │ + blcc ff7fda28 <__read_chk@plt+0xff798654> │ │ │ │ @ instruction: 0xf8d5900f │ │ │ │ @ instruction: 0xf85800bc │ │ │ │ @ instruction: 0xf8df2003 │ │ │ │ @ instruction: 0x60103bd4 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andsvs r9, ip, ip, lsl #6 │ │ │ │ - blx cfbb60 <__read_chk@plt+0xc9678c> │ │ │ │ + blx cfbaf0 <__read_chk@plt+0xc9671c> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df8152 │ │ │ │ @ instruction: 0xf8583bc0 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8c00d8 <__read_chk@plt+0x85ad04> │ │ │ │ + bcs 8c0068 <__read_chk@plt+0x85ac94> │ │ │ │ adchi pc, lr, r0 │ │ │ │ - blvc fe9fdadc <__read_chk@plt+0xfe998708> │ │ │ │ + blvc fe9fda6c <__read_chk@plt+0xfe998698> │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xf893679a │ │ │ │ @ instruction: 0x065420fe │ │ │ │ adcshi pc, r9, r0, lsl #2 │ │ │ │ ldrdcs pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blvs fe55fa4c <__read_chk@plt+0xfe4fa678> │ │ │ │ + blvs fe55f9dc <__read_chk@plt+0xfe4fa608> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf0400202 │ │ │ │ @ instruction: 0xf89380ae │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c0110 <__read_chk@plt+0x85ad3c> │ │ │ │ + bcs 8c00a0 <__read_chk@plt+0x85accc> │ │ │ │ andhi pc, ip, #64 @ 0x40 │ │ │ │ tstcs r4, r8, ror #6 │ │ │ │ @ instruction: 0xf8c74630 │ │ │ │ @ instruction: 0xf0ad3090 │ │ │ │ andls pc, sl, r1, lsr #30 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 35fa68 <__read_chk@plt+0x2fa694> │ │ │ │ + blls 35f9f8 <__read_chk@plt+0x2fa624> │ │ │ │ movwls r9, #54025 @ 0xd309 │ │ │ │ - blcc 15fdb30 <__read_chk@plt+0x159875c> │ │ │ │ - bllt 15fdb34 <__read_chk@plt+0x1598760> │ │ │ │ + blcc 15fdac0 <__read_chk@plt+0x15986ec> │ │ │ │ + bllt 15fdac4 <__read_chk@plt+0x15986f0> │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ - blcc 14fdb3c <__read_chk@plt+0x1498768> │ │ │ │ + blcc 14fdacc <__read_chk@plt+0x14986f8> │ │ │ │ @ instruction: 0x465c44fb │ │ │ │ @ instruction: 0x469b447b │ │ │ │ @ instruction: 0xf8d4e028 │ │ │ │ movwcs r0, #1952 @ 0x7a0 │ │ │ │ ldceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmib sp, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ ldrbmi r3, [r1], -r1, lsl #24 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf01f2363 │ │ │ │ stmdacs r3, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r5, #-2147483635 @ 0x8000000d │ │ │ │ andcs r4, r0, r9, asr r6 │ │ │ │ - ldmdb ip, {r0, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcc 7fdb74 <__read_chk@plt+0x7987a0> │ │ │ │ + ldmib r4, {r0, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blcc 7fdb04 <__read_chk@plt+0x798730> │ │ │ │ andcs r4, r4, #1048576 @ 0x100000 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r8, lsl #6 │ │ │ │ - blx fe6fd798 <__read_chk@plt+0xfe6983c4> │ │ │ │ + blx fe6fd728 <__read_chk@plt+0xfe698354> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf9baf10a │ │ │ │ sbcsle r2, r0, r0, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - blx 1e7bdba <__read_chk@plt+0x1e169e6> │ │ │ │ + blx 87bd4a <__read_chk@plt+0x816976> │ │ │ │ ldrbeq r7, [fp, r3, lsl #20] │ │ │ │ - blls 3b4f5c <__read_chk@plt+0x34fb88> │ │ │ │ + blls 3b4eec <__read_chk@plt+0x34fb18> │ │ │ │ @ instruction: 0x4651463a │ │ │ │ sbfxcc pc, r3, #17, #1 │ │ │ │ ldrmi r9, [r8], -r8, lsl #6 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r3, #0, 6 │ │ │ │ ldc2 0, cr15, [r6, #-128]! @ 0xffffff80 │ │ │ │ sbcle r2, r8, r3, lsl #16 │ │ │ │ strmi r9, [r4], -sp, lsl #22 │ │ │ │ svclt 0x000c2878 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs c046c <__read_chk@plt+0x5b098> │ │ │ │ + blcs c03fc <__read_chk@plt+0x5b028> │ │ │ │ rschi pc, r8, r0, asr #32 │ │ │ │ @ instruction: 0xf8d53c61 │ │ │ │ stmdbls r9, {r2, r3, r4, r5, r7} │ │ │ │ - blx afbc5c <__read_chk@plt+0xa96888> │ │ │ │ + blx afbbec <__read_chk@plt+0xa96818> │ │ │ │ ldccs 0, cr9, [r9], {18} │ │ │ │ msrhi R12_fiq, r0 │ │ │ │ @ instruction: 0xf014e8df │ │ │ │ @ instruction: 0x012a020f │ │ │ │ mvnseq r0, r8, lsl #4 │ │ │ │ @ instruction: 0x012a012a │ │ │ │ adcseq r0, fp, #196, 4 @ 0x4000000c │ │ │ │ @@ -92468,20 +92440,20 @@ │ │ │ │ subseq r0, r4, #1879048198 @ 0x70000006 │ │ │ │ @ instruction: 0x012a012a │ │ │ │ subeq r0, lr, #-2147483638 @ 0x8000000a │ │ │ │ @ instruction: 0x01b8012a │ │ │ │ smlalscc pc, lr, r3, r8 @ │ │ │ │ @ instruction: 0xf100065b │ │ │ │ @ instruction: 0xf8d18105 │ │ │ │ - blcs cbbc8 <__read_chk@plt+0x667f4> │ │ │ │ + blcs cbb58 <__read_chk@plt+0x66784> │ │ │ │ orrhi pc, lr, r0 │ │ │ │ - blcc 29a73c <__read_chk@plt+0x235368> │ │ │ │ + blcc 29a6cc <__read_chk@plt+0x2352f8> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ msrhi SPSR_x, #0 │ │ │ │ - bvc ffdc58 <__read_chk@plt+0xf98884> │ │ │ │ + bvc ffdbe8 <__read_chk@plt+0xf98814> │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xf8d5679a │ │ │ │ @ instruction: 0xf10a00bc │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, r5, r0, asr #32 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ addscc pc, r0, r7, asr #17 │ │ │ │ @@ -92495,15 +92467,15 @@ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle r4, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ @ instruction: 0xf140065a │ │ │ │ @ instruction: 0xf8d580f3 │ │ │ │ mcrcs 0, 0, r0, cr0, cr12, {5} │ │ │ │ sbchi pc, r1, r0 │ │ │ │ - blcs d9a00 <__read_chk@plt+0x7462c> │ │ │ │ + blcs d9990 <__read_chk@plt+0x745bc> │ │ │ │ adcshi pc, sp, r0 │ │ │ │ @ instruction: 0x46316872 │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf0ac2304 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, ip, r0 │ │ │ │ stmibcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -92511,20 +92483,20 @@ │ │ │ │ @ instruction: 0xf10749cc │ │ │ │ @ instruction: 0xf8d50b20 │ │ │ │ ldrbtmi r0, [ip], #-188 @ 0xffffff44 │ │ │ │ strbcc pc, [ip, -r4, asr #17] @ │ │ │ │ @ instruction: 0xf918f10a │ │ │ │ @ instruction: 0xf8d5b138 │ │ │ │ @ instruction: 0xf16200bc │ │ │ │ - bvc 1be4c8 <__read_chk@plt+0x1590f4> │ │ │ │ + bvc 1be2f8 <__read_chk@plt+0x158f24> │ │ │ │ @ instruction: 0xf10007d8 │ │ │ │ @ instruction: 0xf8df8123 │ │ │ │ andcs r1, r5, #168, 18 @ 0x2a0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r2, {r0, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia sl, {r0, r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmibcs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r2, [r1], -r0, lsl #6 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf5023301 │ │ │ │ cmncs r8, #1610612750 @ 0x6000000e │ │ │ │ cmncs r3, #0, 6 │ │ │ │ mrc2 0, 1, pc, cr12, cr15, {0} │ │ │ │ @@ -92541,53 +92513,53 @@ │ │ │ │ addseq r0, r3, r7, asr #5 │ │ │ │ umullseq r0, r3, r3, r0 │ │ │ │ addseq r0, r3, r0, asr #4 │ │ │ │ umullseq r0, r3, r3, r0 │ │ │ │ umullseq r0, r3, r3, r0 │ │ │ │ @ instruction: 0xf8d50102 │ │ │ │ @ instruction: 0xf16200bc │ │ │ │ - bvc 1be450 <__read_chk@plt+0x15907c> │ │ │ │ + bvc 1be280 <__read_chk@plt+0x158eac> │ │ │ │ @ instruction: 0xf57f07dc │ │ │ │ @ instruction: 0xf8dfaea6 │ │ │ │ @ instruction: 0xf858390c │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8c038c <__read_chk@plt+0x85afb8> │ │ │ │ + bcs 8c031c <__read_chk@plt+0x85af48> │ │ │ │ addhi pc, r7, #64 @ 0x40 │ │ │ │ smlalscc pc, lr, r3, r8 @ │ │ │ │ @ instruction: 0xf1000658 │ │ │ │ @ instruction: 0xf8d18288 │ │ │ │ - blcs cbd20 <__read_chk@plt+0x6694c> │ │ │ │ + blcs cbcb0 <__read_chk@plt+0x668dc> │ │ │ │ movwhi pc, #12288 @ 0x3000 @ │ │ │ │ - blcc 29a894 <__read_chk@plt+0x2354c0> │ │ │ │ + blcc 29a824 <__read_chk@plt+0x235450> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ movwhi pc, #57344 @ 0xe000 @ │ │ │ │ ldmvc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xe7527774 │ │ │ │ ldrtmi r2, [r0], -r4, lsl #2 │ │ │ │ ldc2l 0, cr15, [r0, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ - b 148b24c <__read_chk@plt+0x1425e78> │ │ │ │ + b 148b1dc <__read_chk@plt+0x1425e08> │ │ │ │ svclt 0x00081050 │ │ │ │ stmdacs r0, {sp} │ │ │ │ adcshi pc, r2, r0, asr #32 │ │ │ │ ldrsbtvc pc, [ip], r5 @ │ │ │ │ andsls r2, r1, r4, lsl #2 │ │ │ │ @ instruction: 0xf0ad4630 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movwcs fp, #4044 @ 0xfcc │ │ │ │ ldrtmi r2, [r8], -r1, lsl #6 │ │ │ │ @ instruction: 0x4631aa11 │ │ │ │ stc2l 0, cr15, [ip, #-768]! @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8d5e6f8 │ │ │ │ @ instruction: 0xf16200bc │ │ │ │ - bvc 1be3b8 <__read_chk@plt+0x158fe4> │ │ │ │ + bvc 1be1e8 <__read_chk@plt+0x158e14> │ │ │ │ @ instruction: 0xf57f07d8 │ │ │ │ @ instruction: 0xf8d7af33 │ │ │ │ @ instruction: 0xf8c730a4 │ │ │ │ @ instruction: 0xf8d73094 │ │ │ │ @ instruction: 0xf8c730ac │ │ │ │ @ instruction: 0xf8d7309c │ │ │ │ @ instruction: 0xf8c730a8 │ │ │ │ @@ -92609,22 +92581,22 @@ │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ cdp2 0, 12, cr15, cr10, cr3, {2} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdacs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 599b64 <__read_chk@plt+0x534790> │ │ │ │ + blls 599af4 <__read_chk@plt+0x534720> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andslt r8, r5, r8, ror #5 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrdcc pc, [r0], #128 @ 0x80 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7ab738 <__read_chk@plt+0xfe746364> │ │ │ │ + blvs fe7ab6c8 <__read_chk@plt+0xfe7462f4> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf47f0402 │ │ │ │ @ instruction: 0xf8d0af02 │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ orrslt pc, r8, sp, ror sp @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @@ -92662,38 +92634,38 @@ │ │ │ │ mrcge 4, 4, APSR_nzcv, cr7, cr15, {1} │ │ │ │ movwcs lr, #1518 @ 0x5ee │ │ │ │ ldrb r9, [r8], -r9, lsl #6 │ │ │ │ smlaldx r6, fp, r0, sl │ │ │ │ @ instruction: 0x1780f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a44479 │ │ │ │ - @ instruction: 0xf504ef70 │ │ │ │ + @ instruction: 0xf504efa8 │ │ │ │ movwcs r6, #742 @ 0x2e6 │ │ │ │ stmib sp, {r0, r4, r6, r9, sl, lr}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r3, #0, 6 │ │ │ │ - blx 1c7bc66 <__read_chk@plt+0x1c16892> │ │ │ │ + blx 1c7bbf6 <__read_chk@plt+0x1c16822> │ │ │ │ ldrb r4, [lr], r4, lsl #12 │ │ │ │ smmlsvc ip, pc, r8, pc @ │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xe676679a │ │ │ │ @ instruction: 0xf8d5ac12 │ │ │ │ @ instruction: 0x462100bc │ │ │ │ @ instruction: 0xf80af7fc │ │ │ │ - blls 551420 <__read_chk@plt+0x4ec04c> │ │ │ │ + blls 5513b0 <__read_chk@plt+0x4ebfdc> │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - stc2 1, cr15, [r8, #-248]! @ 0xffffff08 │ │ │ │ + ldc2l 1, cr15, [r0], {62} @ 0x3e │ │ │ │ cmple r6, r0, lsl #30 │ │ │ │ - blcs e6838 <__read_chk@plt+0x81464> │ │ │ │ + blcs e67c8 <__read_chk@plt+0x813f4> │ │ │ │ msrhi SPSR_, r0 │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ - blls 3e0598 <__read_chk@plt+0x37b1c4> │ │ │ │ + blls 3e0528 <__read_chk@plt+0x37b154> │ │ │ │ ldmdavs fp, {r0, r4, r9, sl, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 3e0204 <__read_chk@plt+0x37ae30> │ │ │ │ + blls 3e0194 <__read_chk@plt+0x37adc0> │ │ │ │ @ instruction: 0x471cf8df │ │ │ │ ldrbtmi r6, [ip], #-2075 @ 0xfffff7e5 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcls 1, cr8, [sl, #-440] @ 0xfffffe48 │ │ │ │ @ instruction: 0xf1224628 │ │ │ │ stccs 12, cr15, [r1, #-644] @ 0xfffffd7c │ │ │ │ bicshi pc, ip, r0 │ │ │ │ @@ -92701,48 +92673,48 @@ │ │ │ │ @ instruction: 0x5704f8df │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0x3700f8df │ │ │ │ stmib sp, {r0, r1, r9, sp}^ │ │ │ │ ldrmi r1, [r1], -r2, lsl #10 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ - blx fe5fc076 <__read_chk@plt+0xfe596ca2> │ │ │ │ + blx fe5fc006 <__read_chk@plt+0xfe596c32> │ │ │ │ @ instruction: 0xf8d5e017 │ │ │ │ mcrcs 0, 0, r0, cr0, cr12, {5} │ │ │ │ orrhi pc, ip, r0 │ │ │ │ - blcs d9d48 <__read_chk@plt+0x74974> │ │ │ │ + blcs d9cd8 <__read_chk@plt+0x74904> │ │ │ │ orrhi pc, r8, r0 │ │ │ │ @ instruction: 0xf8536872 │ │ │ │ ldcge 0, cr2, [r2], {34} @ 0x22 │ │ │ │ @ instruction: 0x46234631 │ │ │ │ @ instruction: 0xff14f7fa │ │ │ │ ldr r4, [r6, r7, lsl #12]! │ │ │ │ ldrtmi r9, [r1], -lr, lsl #20 │ │ │ │ @ instruction: 0xf7f94628 │ │ │ │ andcs pc, r0, r5, lsr #31 │ │ │ │ tstcs r4, r4, lsr #14 │ │ │ │ @ instruction: 0xf0ad4630 │ │ │ │ - blx fecfef20 <__read_chk@plt+0xfec99b4c> │ │ │ │ + blx fecfeeb0 <__read_chk@plt+0xfec99adc> │ │ │ │ cdpcs 3, 0, cr15, cr0, cr0, {4} │ │ │ │ ldrsbtpl pc, [ip], r5 @ │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ svclt 0x00084604 │ │ │ │ - blcs c88c0 <__read_chk@plt+0x634ec> │ │ │ │ + blcs c8850 <__read_chk@plt+0x6347c> │ │ │ │ cmpphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r2, [r0], -r4, lsl #2 │ │ │ │ @ instruction: 0xf0ad9311 │ │ │ │ stmdacs r0, {r0, r1, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svclt 0x00ccaa11 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ ldc2 0, cr15, [r8], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldmdals r1, {r1, r6, r8, pc} │ │ │ │ mcrr2 1, 2, pc, ip, cr2 @ │ │ │ │ - blcs 126934 <__read_chk@plt+0xc1560> │ │ │ │ + blcs 1268c4 <__read_chk@plt+0xc14f0> │ │ │ │ movhi pc, r0 │ │ │ │ @ instruction: 0x2664f8df │ │ │ │ @ instruction: 0x4664f8df │ │ │ │ @ instruction: 0x1664f8df │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ stmib sp, {r5, r6, r9, sl, ip, sp}^ │ │ │ │ @@ -92771,22 +92743,22 @@ │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ @ instruction: 0x4607f95d │ │ │ │ @ instruction: 0xf8d9e747 │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8c0b04 <__read_chk@plt+0x85b730> │ │ │ │ + blcs 8c0a94 <__read_chk@plt+0x85b6c0> │ │ │ │ addshi pc, pc, r0, asr #32 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ @ instruction: 0xf1000658 │ │ │ │ @ instruction: 0xf8d1809a │ │ │ │ - blcs cc098 <__read_chk@plt+0x66cc4> │ │ │ │ + blcs cc028 <__read_chk@plt+0x66c54> │ │ │ │ addshi pc, r5, r0 │ │ │ │ - blcc 29ac0c <__read_chk@plt+0x235838> │ │ │ │ + blcc 29ab9c <__read_chk@plt+0x2357c8> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ addhi pc, pc, r0, asr #32 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ ldc2 1, cr15, [sl], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0xf8d9b190 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ @@ -92804,137 +92776,137 @@ │ │ │ │ ldcge 7, cr14, [r2], {11} │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ @ instruction: 0x4607faf1 │ │ │ │ ldcge 7, cr14, [r2], {3} │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ - blx 7fddf8 <__read_chk@plt+0x798a24> │ │ │ │ + blx 7fdd88 <__read_chk@plt+0x7989b4> │ │ │ │ ldrbt r4, [sl], r7, lsl #12 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r3!, {r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r2!, {r2, r3, r4, r5, r7, pc}^ │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0x4631ac12 │ │ │ │ @ instruction: 0xf7fb4623 │ │ │ │ strmi pc, [r7], -pc, ror #16 │ │ │ │ movwcs lr, #5863 @ 0x16e7 │ │ │ │ movwcs r9, #781 @ 0x30d │ │ │ │ ldrt r9, [r9], #777 @ 0x309 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ - bvs dab790 <__read_chk@plt+0xd463bc> │ │ │ │ + bvs dab720 <__read_chk@plt+0xd4634c> │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ strcs sl, [r1, -pc, asr #28] │ │ │ │ ldrsbtlt pc, [ip], -sp @ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f46ba │ │ │ │ and r0, r4, r8, lsl #18 │ │ │ │ smladxcc r1, r3, sl, r6 │ │ │ │ @ instruction: 0xf6ff42bb │ │ │ │ movwcs sl, #20252 @ 0x4f1c │ │ │ │ @ instruction: 0x4631463a │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - blx 5fc124 <__read_chk@plt+0x596d50> │ │ │ │ - blx fedd1688 <__read_chk@plt+0xfed6c2b4> │ │ │ │ + blx 5fc0b4 <__read_chk@plt+0x596ce0> │ │ │ │ + blx fedd1618 <__read_chk@plt+0xfed6c244> │ │ │ │ @ instruction: 0xf8d5f384 │ │ │ │ @ instruction: 0x463a00bc │ │ │ │ ldmdbeq fp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ movwcs r9, #17152 @ 0x4300 │ │ │ │ - blx fe37c142 <__read_chk@plt+0xfe316d6e> │ │ │ │ + blx fe37c0d2 <__read_chk@plt+0xfe316cfe> │ │ │ │ svceq 0x0000f1bb │ │ │ │ cdpne 13, 2, cr13, cr3, cr4, {7} │ │ │ │ svclt 0x0018463a │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ movwcs r4, #5681 @ 0x1631 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - blx 1ffc15e <__read_chk@plt+0x1f96d8a> │ │ │ │ + blx 1ffc0ee <__read_chk@plt+0x1f96d1a> │ │ │ │ streq lr, [r8], #-2644 @ 0xfffff5ac │ │ │ │ ldrdcs sp, [r0, -r6]! │ │ │ │ stmib r6, {r4, r5, r9, sl, lr}^ │ │ │ │ ldrtmi r4, [r8], r1, lsl #20 │ │ │ │ andls pc, ip, r6, asr #17 │ │ │ │ - stc2 1, cr15, [r2, #-168] @ 0xffffff58 │ │ │ │ + stc2 1, cr15, [sl], #168 @ 0xa8 │ │ │ │ andsvs r6, pc, r3, lsr r8 @ │ │ │ │ ldcge 7, cr14, [r2], {202} @ 0xca │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf930f7fa │ │ │ │ ldr r4, [r4], r7, lsl #12 │ │ │ │ tstls r1, #9216 @ 0x2400 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ mcrcs 1, 0, fp, cr0, cr3, {0} │ │ │ │ msrhi CPSR_xc, r0, asr #32 │ │ │ │ - blcs e6b14 <__read_chk@plt+0x81740> │ │ │ │ + blcs e6aa4 <__read_chk@plt+0x816d0> │ │ │ │ @ instruction: 0xf8dfd078 │ │ │ │ andcs r1, r5, #128, 8 @ 0x80000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r8, #656] @ 0x290 │ │ │ │ + cdp 7, 1, cr15, cr0, cr4, {5} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ ldc2 0, cr15, [sl], #268 @ 0x10c │ │ │ │ - blls 3f9a30 <__read_chk@plt+0x39465c> │ │ │ │ + blls 3f99c0 <__read_chk@plt+0x3945ec> │ │ │ │ ldmdavs fp, {r0, r4, r8, r9, sl, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df836c │ │ │ │ ldrbtmi r4, [ip], #-1116 @ 0xfffffba4 │ │ │ │ @ instruction: 0xf8dfe68d │ │ │ │ - ldrbtmi r7, [pc], #-1112 @ bff24 <__read_chk@plt+0x5ab50> │ │ │ │ + ldrbtmi r7, [pc], #-1112 @ bfeb4 <__read_chk@plt+0x5aae0> │ │ │ │ ldrbvc pc, [r4, -r7, lsl #10]! @ │ │ │ │ @ instruction: 0xf8dfe41d │ │ │ │ - ldrbtmi r7, [pc], #-1104 @ bff30 <__read_chk@plt+0x5ab5c> │ │ │ │ + ldrbtmi r7, [pc], #-1104 @ bfec0 <__read_chk@plt+0x5aaec> │ │ │ │ ldrbvc pc, [r4, -r7, lsl #10]! @ │ │ │ │ movwcs lr, #1237 @ 0x4d5 │ │ │ │ movwls r4, #54879 @ 0xd65f │ │ │ │ ldrt r9, [r7], #-777 @ 0xfffffcf7 │ │ │ │ ldrbmi r2, [pc], -r0, lsl #6 │ │ │ │ movwcs r9, #4877 @ 0x130d │ │ │ │ ldrt r9, [r1], #-777 @ 0xfffffcf7 │ │ │ │ tstcs r4, r3, lsr sl │ │ │ │ tstls r1, #48, 12 @ 0x3000000 │ │ │ │ - blx 127c20e <__read_chk@plt+0x1216e3a> │ │ │ │ + blx 127c19e <__read_chk@plt+0x1216dca> │ │ │ │ svclt 0x00cc2800 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0x4631aa11 │ │ │ │ @ instruction: 0xf0c04628 │ │ │ │ ldmdals r1, {r0, r1, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 37c3fa <__read_chk@plt+0x317026> │ │ │ │ - blcs 126bb8 <__read_chk@plt+0xc17e4> │ │ │ │ + blx 37c38a <__read_chk@plt+0x316fb6> │ │ │ │ + blcs 126b48 <__read_chk@plt+0xc1774> │ │ │ │ @ instruction: 0xf8dfd064 │ │ │ │ @ instruction: 0xf8df2408 │ │ │ │ @ instruction: 0xf8df4408 │ │ │ │ ldrbtmi r1, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ ldrbtmi r4, [r9], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xf04fe6bd │ │ │ │ @ instruction: 0xe6d932ff │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf04fe677 │ │ │ │ @ instruction: 0xe74332ff │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ - blx 10fc3ba <__read_chk@plt+0x1096fe6> │ │ │ │ + blx 10fc34a <__read_chk@plt+0x1096f76> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d1b378 │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d1b37b │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ - ldrble r0, [pc], #-1759 @ bffd0 <__read_chk@plt+0x5abfc> │ │ │ │ + ldrble r0, [pc], #-1759 @ bff60 <__read_chk@plt+0x5ab8c> │ │ │ │ @ instruction: 0xf5014fee │ │ │ │ - ldrbtmi r5, [pc], #-832 @ bffd8 <__read_chk@plt+0x5ac04> │ │ │ │ + ldrbtmi r5, [pc], #-832 @ bff68 <__read_chk@plt+0x5ab94> │ │ │ │ ldrvs pc, [r0, r7, lsl #10]! │ │ │ │ - bllt ff1bdfdc <__read_chk@plt+0xff158c08> │ │ │ │ + bllt ff1bdf6c <__read_chk@plt+0xff158b98> │ │ │ │ andcs r4, r5, #3850240 @ 0x3ac000 │ │ │ │ ldrbtmi r9, [r9], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0xf7a44cea │ │ │ │ - andcs lr, r3, #96, 26 @ 0x1800 │ │ │ │ + andcs lr, r3, #152, 26 @ 0x2600 │ │ │ │ ldrbtmi r4, [ip], #-1539 @ 0xfffff9fd │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf1029400 │ │ │ │ strb pc, [lr], -sp, asr #18 @ │ │ │ │ @ instruction: 0x4de649e5 │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ svcmi 0x00e5e624 │ │ │ │ @@ -92951,289 +92923,289 @@ │ │ │ │ ldmibmi lr, {r0, r2, r3, r4, r6, r7, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xe6624614 │ │ │ │ vldmiami sp, {s9-s228} │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xe65c4611 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ - blx ffafc468 <__read_chk@plt+0xffa97094> │ │ │ │ + blx ffafc3f8 <__read_chk@plt+0xffa97024> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d1b328 │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d1b32b │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r3, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strtle r0, [r2], #-1754 @ 0xfffff926 │ │ │ │ @ instruction: 0xf5014fce │ │ │ │ - ldrbtmi r5, [pc], #-832 @ c0088 <__read_chk@plt+0x5acb4> │ │ │ │ + ldrbtmi r5, [pc], #-832 @ c0018 <__read_chk@plt+0x5ac44> │ │ │ │ strbvs pc, [r6, r7, lsl #10] @ │ │ │ │ - bllt 1bbe08c <__read_chk@plt+0x1b58cb8> │ │ │ │ + bllt 1bbe01c <__read_chk@plt+0x1b58c48> │ │ │ │ @ instruction: 0xf5014fcb │ │ │ │ - ldrbtmi r5, [pc], #-832 @ c0098 <__read_chk@plt+0x5acc4> │ │ │ │ + ldrbtmi r5, [pc], #-832 @ c0028 <__read_chk@plt+0x5ac54> │ │ │ │ ldrvs pc, [sl, r7, lsl #10] │ │ │ │ - bllt 19be09c <__read_chk@plt+0x1958cc8> │ │ │ │ + bllt 19be02c <__read_chk@plt+0x1958c58> │ │ │ │ ldrbtmi r4, [fp], #-3016 @ 0xfffff438 │ │ │ │ svcmi 0x00c8e455 │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xf7ff67c6 │ │ │ │ svcmi 0x00c5bb58 │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xf7ff67c6 │ │ │ │ svcmi 0x00c2bb50 │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ @ instruction: 0xf507447f │ │ │ │ @ instruction: 0xf7ff7774 │ │ │ │ @ instruction: 0xf7a4bb48 │ │ │ │ - bvs d7b2a4 <__read_chk@plt+0xd15ed0> │ │ │ │ + bvs d7b314 <__read_chk@plt+0xd15f40> │ │ │ │ svclt 0x00c82a00 │ │ │ │ stcle 12, cr9, [r3], {9} │ │ │ │ strcc lr, [r1], #-1809 @ 0xfffff8ef │ │ │ │ - blle 710b74 <__read_chk@plt+0x6ab7a0> │ │ │ │ - blcs da5bc <__read_chk@plt+0x751e8> │ │ │ │ + blle 710b04 <__read_chk@plt+0x6ab730> │ │ │ │ + blcs da54c <__read_chk@plt+0x75178> │ │ │ │ addsmi sp, r4, #249 @ 0xf9 │ │ │ │ @ instruction: 0xf853dcf7 │ │ │ │ stmdbcs r0, {r2, r5, ip} │ │ │ │ @ instruction: 0xf8d5ddf3 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7} │ │ │ │ - bvs fe1b44c4 <__read_chk@plt+0xfe14f0f0> │ │ │ │ + bvs fe1b4454 <__read_chk@plt+0xfe14f080> │ │ │ │ mvnle r4, #-1342177272 @ 0xb0000008 │ │ │ │ - mcr2 1, 3, pc, cr10, cr6, {1} @ │ │ │ │ + mrc2 1, 0, pc, cr2, cr6, {1} │ │ │ │ @ instruction: 0xf890b120 │ │ │ │ @ instruction: 0x07da305f │ │ │ │ orrshi pc, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xe7e26a32 │ │ │ │ andcs r9, r0, #12, 22 @ 0x3000 │ │ │ │ ldmdavs fp, {r0, r4, r9, ip, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs d6bd00 <__read_chk@plt+0xd0692c> │ │ │ │ + bvs d6bc90 <__read_chk@plt+0xd068bc> │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ - blls 320aa8 <__read_chk@plt+0x2bb6d4> │ │ │ │ + blls 320a38 <__read_chk@plt+0x2bb664> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbvs r3!, {r0, r2, r6, r7, r8, pc} │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ rsbsle r2, r3, r0, lsl #22 │ │ │ │ - blle 491674 <__read_chk@plt+0x42c2a0> │ │ │ │ + blle 491604 <__read_chk@plt+0x42c230> │ │ │ │ eorne pc, r9, r3, asr r8 @ │ │ │ │ @ instruction: 0xdd762900 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ rsbsle r2, r2, r0, lsl #16 │ │ │ │ addmi r6, ip, #132, 20 @ 0x84000 │ │ │ │ adchi pc, sp, r0, lsl #1 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ stclle 5, cr4, [fp, #580]! @ 0x244 │ │ │ │ stccs 4, cr2, [r0], {-0} │ │ │ │ eorshi pc, sp, #0 │ │ │ │ - blcs e6d9c <__read_chk@plt+0x819c8> │ │ │ │ + blcs e6d2c <__read_chk@plt+0x81958> │ │ │ │ eorshi pc, r9, #0 │ │ │ │ @ instruction: 0xf04f6833 │ │ │ │ @ instruction: 0xf8d532ff │ │ │ │ ldrhlt r0, [r3, -ip] │ │ │ │ @ instruction: 0xf8536872 │ │ │ │ movwcs r2, #4130 @ 0x1022 │ │ │ │ @ instruction: 0xf0ac4631 │ │ │ │ stmdacs r0, {r0, r1, r7, fp, ip, sp, lr, pc} │ │ │ │ teqphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stccs 12, cr9, [r0], {17} │ │ │ │ stclge 4, cr15, [r3, #-252] @ 0xffffff04 │ │ │ │ - blcs e6dd0 <__read_chk@plt+0x819fc> │ │ │ │ + blcs e6d60 <__read_chk@plt+0x8198c> │ │ │ │ stccs 0, cr13, [r0], {89} @ 0x59 │ │ │ │ stccs 13, cr13, [r1], {112} @ 0x70 │ │ │ │ addhi pc, r1, r0 │ │ │ │ andsls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0x462744f9 │ │ │ │ ldrtmi r2, [r0], -r4, lsl #2 │ │ │ │ - blx 4fc478 <__read_chk@plt+0x4970a4> │ │ │ │ + blx 4fc408 <__read_chk@plt+0x497034> │ │ │ │ @ instruction: 0xf9def122 │ │ │ │ @ instruction: 0x46059b11 │ │ │ │ vldmdble lr!, {d2-d1} │ │ │ │ tstcs r4, r0, lsr r6 │ │ │ │ - blx 27c48c <__read_chk@plt+0x2170b8> │ │ │ │ + blx 27c41c <__read_chk@plt+0x217048> │ │ │ │ cmnle r2, r1, lsl #16 │ │ │ │ ldrbtmi r4, [sl], #-2686 @ 0xfffff582 │ │ │ │ - blcs e6e28 <__read_chk@plt+0x81a54> │ │ │ │ + blcs e6db8 <__read_chk@plt+0x819e4> │ │ │ │ msrhi SPSR_svc, r0 │ │ │ │ ldmdbmi sp!, {r2, r3, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf858487c │ │ │ │ stmib sp, {lr}^ │ │ │ │ andcs r2, r1, #1073741825 @ 0x40000001 │ │ │ │ @ instruction: 0x4620497a │ │ │ │ strls lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ strmi pc, [r0, #1284] @ 0x504 │ │ │ │ ldrbtmi r9, [r9], #-772 @ 0xfffffcfc │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strne lr, [r0, -sp, asr #19] │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - cdp 7, 5, cr15, cr12, cr4, {5} │ │ │ │ + cdp 7, 9, cr15, cr4, cr4, {5} │ │ │ │ strtmi r2, [r3], -r3, lsl #4 │ │ │ │ strcs r4, [r0], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf8852004 │ │ │ │ @ instruction: 0xf0434fff │ │ │ │ ldr pc, [r6, #-2855]! @ 0xfffff4d9 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blle fe711760 <__read_chk@plt+0xfe6ac38c> │ │ │ │ + blle fe7116f0 <__read_chk@plt+0xfe6ac31c> │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - ble ffe91768 <__read_chk@plt+0xffe2c394> │ │ │ │ + ble ffe916f8 <__read_chk@plt+0xffe2c324> │ │ │ │ @ instruction: 0xf109e794 │ │ │ │ strbmi r0, [sl, #-2305] @ 0xfffff6ff │ │ │ │ svcge 0x007cf6bf │ │ │ │ movwcc lr, #6030 @ 0x178e │ │ │ │ - blmi 1a746fc <__read_chk@plt+0x1a0f328> │ │ │ │ + blmi 1a7468c <__read_chk@plt+0x1a0f2b8> │ │ │ │ ldrbtmi r4, [fp], #-2406 @ 0xfffff69a │ │ │ │ @ instruction: 0x461a4479 │ │ │ │ stmdbmi r5!, {r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ stmdals sl, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7a44479 │ │ │ │ - strmi lr, [r4], -r2, lsr #24 │ │ │ │ + @ instruction: 0x4604ec5a │ │ │ │ @ instruction: 0xf1229811 │ │ │ │ - blls 53e898 <__read_chk@plt+0x4d94c4> │ │ │ │ + blls 53e828 <__read_chk@plt+0x4d9454> │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ - ldclmi 0, cr8, [pc, #-960] @ bfebc <__read_chk@plt+0x5aae8> │ │ │ │ + ldclmi 0, cr8, [pc, #-960] @ bfe4c <__read_chk@plt+0x5aa78> │ │ │ │ andcs r4, r3, #2097152000 @ 0x7d000000 │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ ldrmi r4, [r1], -r3, lsr #12 │ │ │ │ @ instruction: 0xf1022004 │ │ │ │ str pc, [r6, #-2093] @ 0xfffff7d3 │ │ │ │ strtmi r9, [r7], #-3850 @ 0xfffff0f6 │ │ │ │ eorle r2, r4, r1, lsl #30 │ │ │ │ ldrdls pc, [r0, #-143]! @ 0xffffff71 │ │ │ │ rsbmi r4, r0, #-117440512 @ 0xf9000000 │ │ │ │ - bmi 16ba0e4 <__read_chk@plt+0x1654d10> │ │ │ │ + bmi 16ba074 <__read_chk@plt+0x1654ca0> │ │ │ │ @ instruction: 0xe79b447a │ │ │ │ - bmi 1693004 <__read_chk@plt+0x162dc30> │ │ │ │ + bmi 1692f94 <__read_chk@plt+0x162dbc0> │ │ │ │ ldrbtmi r4, [fp], #-2391 @ 0xfffff6a9 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf8dfe79c │ │ │ │ ldrbtmi r9, [r9], #344 @ 0x158 │ │ │ │ @ instruction: 0xf136e77d │ │ │ │ - stmdacs r0, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, ip, r0 │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ @ instruction: 0xf10007d9 │ │ │ │ - bvs d6060c <__read_chk@plt+0xcfb238> │ │ │ │ + bvs d6059c <__read_chk@plt+0xcfb1c8> │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6ff454a │ │ │ │ ldmdbvs r3!, {r0, r1, r2, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf8dfe730 │ │ │ │ ldrbtmi r9, [r9], #304 @ 0x130 │ │ │ │ svclt 0x0000e7d9 │ │ │ │ - eorseq pc, r5, sl, lsl #3 │ │ │ │ - eorseq pc, r5, lr, ror r1 @ │ │ │ │ + ldrshteq pc, [r5], -sl @ │ │ │ │ + eorseq pc, r5, lr, ror #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r3, r8, r0, lsr r5 │ │ │ │ - ldrsbteq r3, [r8], -r8 │ │ │ │ - ldrsbteq r3, [r8], -r0 │ │ │ │ - andseq ip, r9, r8, lsl #18 │ │ │ │ + eorseq r3, r8, r0, lsr #11 │ │ │ │ + eorseq r3, r8, r8, asr #10 │ │ │ │ + eorseq r3, r8, r0, asr #10 │ │ │ │ + andseq ip, r9, ip, lsl r8 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ - ldrhteq r3, [r8], -r4 │ │ │ │ - @ instruction: 0x0018a3f0 │ │ │ │ - eorseq r3, r8, r2, lsr r3 │ │ │ │ - andseq ip, r9, lr, lsr #14 │ │ │ │ - eorseq r3, r8, r0, lsl #6 │ │ │ │ - eorseq r3, r8, ip, asr r2 │ │ │ │ - andseq sl, r8, r8, lsl #5 │ │ │ │ - eorseq r3, r8, r0, asr #3 │ │ │ │ - andseq sl, r8, sl, asr #5 │ │ │ │ - mlaseq r5, r0, sp, lr │ │ │ │ - @ instruction: 0x0019c4f8 │ │ │ │ - andseq ip, r9, r8, ror #9 │ │ │ │ - eorseq r3, r8, r4, lsr #1 │ │ │ │ - andseq r5, r9, r6, lsr #24 │ │ │ │ - andseq r8, fp, r4, lsr r7 │ │ │ │ - eoreq fp, lr, lr, ror #25 │ │ │ │ - mulseq r9, r4, r4 │ │ │ │ - andseq r8, fp, r4, lsl #13 │ │ │ │ - eoreq fp, lr, lr, lsr ip │ │ │ │ - andseq r5, r9, ip, asr #21 │ │ │ │ - andseq ip, r9, r8, asr #7 │ │ │ │ - ldrheq sl, [r8], -r8 │ │ │ │ - andseq ip, r9, sl, lsr #4 │ │ │ │ - andseq r5, r9, r2, asr r9 │ │ │ │ - eorseq r2, r8, lr, ror #26 │ │ │ │ - eorseq r2, r8, r2, ror #26 │ │ │ │ - andseq r8, fp, r2, lsl #8 │ │ │ │ - andseq r5, r9, r0, asr r8 │ │ │ │ - strhteq fp, [lr], -sl │ │ │ │ - ldrhteq r2, [r8], -sl │ │ │ │ - andseq ip, r9, r6, ror r1 │ │ │ │ - eoreq fp, lr, lr, asr #18 │ │ │ │ - eoreq fp, lr, ip, lsr r9 │ │ │ │ - andseq r8, fp, lr, ror r3 │ │ │ │ - eorseq r2, r8, r0, lsl #25 │ │ │ │ - eorseq r2, r8, r0, ror ip │ │ │ │ - eorseq r2, r8, r4, ror #24 │ │ │ │ - eoreq fp, lr, r8, lsl #18 │ │ │ │ - mulseq r9, r6, r7 │ │ │ │ - strdeq fp, [lr], -ip @ │ │ │ │ - andseq r5, r9, lr, lsl #15 │ │ │ │ - eorseq r2, r8, sl, lsl #24 │ │ │ │ - ldrshteq r2, [r8], -sl │ │ │ │ - andseq fp, r9, sl, ror #31 │ │ │ │ - eorseq r2, r8, r4, ror #23 │ │ │ │ + eorseq r3, r8, r4, lsr #8 │ │ │ │ + andseq sl, r8, r8, lsr r3 │ │ │ │ + eorseq r3, r8, r2, lsr #7 │ │ │ │ + andseq ip, r9, r2, asr #12 │ │ │ │ + eorseq r3, r8, r0, ror r3 │ │ │ │ + eorseq r3, r8, ip, asr #5 │ │ │ │ + @ instruction: 0x0018a1d0 │ │ │ │ + eorseq r3, r8, r0, lsr r2 │ │ │ │ + andseq sl, r8, r2, lsl r2 │ │ │ │ + eorseq lr, r5, r0, lsl #28 │ │ │ │ + andseq ip, r9, ip, lsl #8 │ │ │ │ + @ instruction: 0x0019c3fc │ │ │ │ + eorseq r3, r8, r4, lsl r1 │ │ │ │ + andseq r5, r9, sl, lsr fp │ │ │ │ + andseq r8, fp, r8, asr #12 │ │ │ │ + strdeq fp, [lr], -r2 @ │ │ │ │ + andseq ip, r9, r8, lsr #7 │ │ │ │ + mulseq fp, r8, r5 │ │ │ │ + eoreq fp, lr, r2, asr #22 │ │ │ │ + andseq r5, r9, r0, ror #19 │ │ │ │ + @ instruction: 0x0019c2dc │ │ │ │ + andseq sl, r8, r0 │ │ │ │ + andseq ip, r9, lr, lsr r1 │ │ │ │ + andseq r5, r9, r6, ror #16 │ │ │ │ + ldrsbteq r2, [r8], -lr │ │ │ │ + ldrsbteq r2, [r8], -r2 │ │ │ │ + andseq r8, fp, r6, lsl r3 │ │ │ │ + andseq r5, r9, r4, ror #14 │ │ │ │ + strhteq fp, [lr], -lr │ │ │ │ + eorseq r2, r8, sl, lsr #26 │ │ │ │ + andseq ip, r9, sl, lsl #1 │ │ │ │ + eoreq fp, lr, r2, asr r8 │ │ │ │ + eoreq fp, lr, r0, asr #16 │ │ │ │ + mulseq fp, r2, r2 │ │ │ │ + ldrshteq r2, [r8], -r0 │ │ │ │ + eorseq r2, r8, r0, ror #25 │ │ │ │ ldrsbteq r2, [r8], -r4 │ │ │ │ - eorseq r2, r8, r4, asr #23 │ │ │ │ - andseq r8, fp, ip, asr #3 │ │ │ │ - eoreq fp, lr, r2, ror #14 │ │ │ │ - @ instruction: 0x001955fc │ │ │ │ - eoreq fp, lr, r2, asr r7 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andseq fp, r9, sl, ror pc │ │ │ │ - eoreq fp, lr, sl, ror #13 │ │ │ │ - andseq r5, r9, r8, ror r5 │ │ │ │ - andseq fp, r9, ip, asr pc │ │ │ │ - andseq r8, fp, r8, lsl #2 │ │ │ │ - andseq r8, fp, r8, ror #1 │ │ │ │ + eoreq fp, lr, ip, lsl #16 │ │ │ │ + andseq r5, r9, sl, lsr #13 │ │ │ │ + eoreq fp, lr, r0, lsl #16 │ │ │ │ + andseq r5, r9, r2, lsr #13 │ │ │ │ + eorseq r2, r8, sl, ror ip │ │ │ │ + eorseq r2, r8, sl, ror #24 │ │ │ │ + @ instruction: 0x0019befe │ │ │ │ + eorseq r2, r8, r4, asr ip │ │ │ │ + eorseq r2, r8, r4, asr #24 │ │ │ │ + eorseq r2, r8, r4, lsr ip │ │ │ │ andseq r8, fp, r0, ror #1 │ │ │ │ - mlaeq lr, r2, r6, fp │ │ │ │ - ldrsbeq r8, [fp], -r4 │ │ │ │ - andseq r5, r9, lr, lsl r5 │ │ │ │ - eoreq fp, lr, r6, lsl #13 │ │ │ │ - eoreq fp, lr, sl, asr r6 │ │ │ │ + eoreq fp, lr, r6, ror #12 │ │ │ │ + andseq r5, r9, r0, lsl r5 │ │ │ │ + eoreq fp, lr, r6, asr r6 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andseq fp, r9, lr, lsl #29 │ │ │ │ + eoreq fp, lr, lr, ror #11 │ │ │ │ + andseq r5, r9, ip, lsl #9 │ │ │ │ + andseq fp, r9, r0, ror lr │ │ │ │ + andseq r8, fp, ip, lsl r0 │ │ │ │ + @ instruction: 0x001b7ffc │ │ │ │ + @ instruction: 0x001b7ff4 │ │ │ │ + mlaeq lr, r6, r5, fp │ │ │ │ + andseq r7, fp, r8, ror #31 │ │ │ │ + andseq r5, r9, r2, lsr r4 │ │ │ │ + eoreq fp, lr, sl, lsl #11 │ │ │ │ + eoreq fp, lr, lr, asr r5 │ │ │ │ movwcs r2, #4608 @ 0x1200 │ │ │ │ stmib r6, {r5, r8, sp}^ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #6 │ │ │ │ rscsvs r2, r3, r8, lsl #6 │ │ │ │ - blx 13fc8d4 <__read_chk@plt+0x1397500> │ │ │ │ + @ instruction: 0xf9f4f12a │ │ │ │ andsvs r6, ip, r3, lsr r8 │ │ │ │ stccs 12, cr9, [r0], {17} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr6, cr15, {3} │ │ │ │ - bllt ffebe438 <__read_chk@plt+0xffe59064> │ │ │ │ + bllt ffebe3c8 <__read_chk@plt+0xffe58ff4> │ │ │ │ strtmi r2, [r2], -r4, lsl #6 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf0ab4631 │ │ │ │ - bls 4000f0 <__read_chk@plt+0x39ad1c> │ │ │ │ + bls 400080 <__read_chk@plt+0x39acac> │ │ │ │ stmdacs r0, {r0, r1, r4, fp, sp, lr} │ │ │ │ mcrge 4, 3, pc, cr6, cr15, {3} @ │ │ │ │ andsvs r3, r3, r1, lsl #22 │ │ │ │ stclmi 6, cr14, [sl, #-384]! @ 0xfffffe80 │ │ │ │ smlsdx lr, sp, r4, r4 │ │ │ │ @ instruction: 0xf1096a32 │ │ │ │ ldrmi r0, [r1, #2305] @ 0x901 │ │ │ │ svcge 0x0039f77f │ │ │ │ @ instruction: 0xf8d5e67e │ │ │ │ movwcs r0, #16572 @ 0x40bc │ │ │ │ ldrtmi r4, [r1], -sl, asr #12 │ │ │ │ @ instruction: 0xff10f0ab │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - blls 534c3c <__read_chk@plt+0x4cf868> │ │ │ │ + blls 534bcc <__read_chk@plt+0x4cf7f8> │ │ │ │ strls r2, [r0, -r1, lsl #14] │ │ │ │ movwcc r4, #5706 @ 0x164a │ │ │ │ tstls r1, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf8d52304 │ │ │ │ @ instruction: 0xf0ad00bc │ │ │ │ - blls 4be6a8 <__read_chk@plt+0x4592d4> │ │ │ │ + blls 4be638 <__read_chk@plt+0x459264> │ │ │ │ @ instruction: 0xdc0a2b00 │ │ │ │ ldrtmi r6, [r9], #2610 @ 0xa32 │ │ │ │ @ instruction: 0xf6bf454a │ │ │ │ uadd16 sl, pc, sl @ │ │ │ │ ldmdbmi r7, {r1, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ strls lr, [r0], #-1692 @ 0xfffff964 │ │ │ │ @@ -93242,60 +93214,60 @@ │ │ │ │ @ instruction: 0xf0ad00bc │ │ │ │ str pc, [r4, -sp, ror #16] │ │ │ │ @ instruction: 0xf8d59c09 │ │ │ │ movwcs r0, #16572 @ 0x40bc │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ cdp2 0, 14, cr15, cr2, cr11, {5} │ │ │ │ ldmdbvs r3!, {r3, r4, r7, r8, r9, ip, sp, pc} │ │ │ │ - bvs d6ca6c <__read_chk@plt+0xd07698> │ │ │ │ - blle 310f6c <__read_chk@plt+0x2abb98> │ │ │ │ + bvs d6c9fc <__read_chk@plt+0xd07628> │ │ │ │ + blle 310efc <__read_chk@plt+0x2abb28> │ │ │ │ eorne pc, r4, r3, asr r8 @ │ │ │ │ @ instruction: 0xdd052900 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - bvs fe1ac934 <__read_chk@plt+0xfe147560> │ │ │ │ + bvs fe1ac8c4 <__read_chk@plt+0xfe1474f0> │ │ │ │ eorle r4, sl, #-1342177272 @ 0xb0000008 │ │ │ │ tstlt r3, #3342336 @ 0x330000 │ │ │ │ @ instruction: 0xf8536872 │ │ │ │ adcsmi r3, fp, #34 @ 0x22 │ │ │ │ @ instruction: 0xf8d9dd1d │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8c1298 <__read_chk@plt+0x85bec4> │ │ │ │ + blcs 8c1228 <__read_chk@plt+0x85be54> │ │ │ │ @ instruction: 0xf892d10b │ │ │ │ @ instruction: 0x065b30fe │ │ │ │ @ instruction: 0xf8d1d407 │ │ │ │ smlawtlt r3, r0, r0, r3 │ │ │ │ - blcc 29b398 <__read_chk@plt+0x235fc4> │ │ │ │ + blcc 29b328 <__read_chk@plt+0x235f54> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ - bvs d745fc <__read_chk@plt+0xd0f228> │ │ │ │ + bvs d7458c <__read_chk@plt+0xd0f1b8> │ │ │ │ addsmi r1, sl, #25344 @ 0x6300 │ │ │ │ mrcge 6, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ ldrmi r4, [ip], -r7, lsr #12 │ │ │ │ - bvs dba450 <__read_chk@plt+0xd5507c> │ │ │ │ + bvs dba3e0 <__read_chk@plt+0xd5500c> │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0x463cdabf │ │ │ │ @ instruction: 0xf136e60f │ │ │ │ - stmdacs r0, {r0, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf890d0d0 │ │ │ │ @ instruction: 0xf013305f │ │ │ │ bicle r0, fp, r1, lsl #6 │ │ │ │ strtmi r9, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0x46319b11 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ tstls r1, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf0ad2304 │ │ │ │ - blls 4be5cc <__read_chk@plt+0x4591f8> │ │ │ │ + blls 4be55c <__read_chk@plt+0x459188> │ │ │ │ @ instruction: 0xdde22b00 │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf0ad3401 │ │ │ │ - bvs dbe5b4 <__read_chk@plt+0xd591e0> │ │ │ │ - ble fe751020 <__read_chk@plt+0xfe6ebc4c> │ │ │ │ + bvs dbe544 <__read_chk@plt+0xd59170> │ │ │ │ + ble fe750fb0 <__read_chk@plt+0xfe6ebbdc> │ │ │ │ strb r4, [sl, #1596]! @ 0x63c │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xf842f105 │ │ │ │ @ instruction: 0xf8d9b190 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r1, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ @@ -93304,41 +93276,41 @@ │ │ │ │ @ instruction: 0xf10500bc │ │ │ │ stmdavs r3, {r0, r1, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ ldrtle r0, [r4], #1752 @ 0x6d8 │ │ │ │ @ instruction: 0xf8d54622 │ │ │ │ tstcs r0, #188 @ 0xbc │ │ │ │ @ instruction: 0xf0ab4631 │ │ │ │ - bvs d7ff64 <__read_chk@plt+0xd1ab90> │ │ │ │ + bvs d7fef4 <__read_chk@plt+0xd1ab20> │ │ │ │ @ instruction: 0x1c63b918 │ │ │ │ - ble fec11048 <__read_chk@plt+0xfebabc74> │ │ │ │ + ble fec10fd8 <__read_chk@plt+0xfebabc04> │ │ │ │ strcc lr, [r1], #-1477 @ 0xfffffa3b │ │ │ │ @ instruction: 0xf6bf42a2 │ │ │ │ shsub16mi sl, ip, r0 │ │ │ │ ldcls 5, cr14, [r1], {191} @ 0xbf │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ - blls 32bd54 <__read_chk@plt+0x2c6980> │ │ │ │ + blls 32bce4 <__read_chk@plt+0x2c6910> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffac75 │ │ │ │ svclt 0x0000bb14 │ │ │ │ - eoreq fp, lr, r4, ror #9 │ │ │ │ - andseq r5, r9, r8, lsr r3 │ │ │ │ - andseq r5, r9, lr, lsl r3 │ │ │ │ + eoreq fp, lr, r8, ror #7 │ │ │ │ + andseq r5, r9, ip, asr #4 │ │ │ │ + andseq r5, r9, r2, lsr r2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, lr, asr sl │ │ │ │ @ instruction: 0x46064b5e │ │ │ │ ldclmi 4, cr4, [lr, #-488] @ 0xfffffe18 │ │ │ │ ldrbtmi r2, [sp], #-0 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ @ instruction: 0xf1430300 │ │ │ │ - stmdacs r0, {r0, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, r3, r0 │ │ │ │ strmi r6, [r3], -r2, lsl #16 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ andcs r8, r0, #142 @ 0x8e │ │ │ │ andeq pc, r1, r6 │ │ │ │ streq pc, [r2, -r6] │ │ │ │ stceq 0, cr15, [r4], {6} │ │ │ │ @@ -93352,195 +93324,195 @@ │ │ │ │ strmi r7, [r6, #1040]! @ 0x410 │ │ │ │ @ instruction: 0xf001d004 │ │ │ │ stmdbcs r3, {r0, r1, r8} │ │ │ │ andcc sp, r1, #0, 2 │ │ │ │ svcmi 0x0014f853 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ rsble r2, sl, r0, lsl #20 │ │ │ │ - b 148ce9c <__read_chk@plt+0x1427ac8> │ │ │ │ + b 148ce2c <__read_chk@plt+0x1427a58> │ │ │ │ strbmi r0, [r0], -r2, lsl #17 │ │ │ │ - mcrr2 1, 2, pc, r4, cr9 @ │ │ │ │ + blx ffbfcad6 <__read_chk@plt+0xffb97702> │ │ │ │ strbmi r4, [r2], -r1, lsr #12 │ │ │ │ andls r4, r4, r7, lsl #12 │ │ │ │ - cdp 7, 12, cr15, cr6, cr3, {5} │ │ │ │ + cdp 7, 15, cr15, cr14, cr3, {5} │ │ │ │ @ instruction: 0xf1434620 │ │ │ │ - @ instruction: 0x4604fc5f │ │ │ │ + strmi pc, [r4], -r7, lsl #24 │ │ │ │ stmdavs r0, {r3, r5, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf006b318 │ │ │ │ @ instruction: 0xf0060901 │ │ │ │ @ instruction: 0xf0060802 │ │ │ │ stmiahi r3!, {r2, r9, sl}^ │ │ │ │ svceq 0x0018f013 │ │ │ │ @ instruction: 0xf1b9d115 │ │ │ │ tstle lr, r0, lsl #30 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbeq sp, [sl, -r1] │ │ │ │ cmnlt r6, r9, lsl #8 │ │ │ │ vadd.i8 d24, d18, d17 │ │ │ │ addsmi r7, r1, #16, 4 │ │ │ │ @ instruction: 0xf003d007 │ │ │ │ - blcs 1812fc <__read_chk@plt+0x11bf28> │ │ │ │ + blcs 18128c <__read_chk@plt+0x11beb8> │ │ │ │ @ instruction: 0xf142d103 │ │ │ │ - @ instruction: 0xf847fde7 │ │ │ │ + @ instruction: 0xf847fd8f │ │ │ │ @ instruction: 0xf8540b04 │ │ │ │ stmdacs r0, {r2, r4, r8, r9, sl, fp} │ │ │ │ stmdbmi r9!, {r0, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x8010f8dd │ │ │ │ stcmi 4, cr4, [r7], #-484 @ 0xfffffe1c │ │ │ │ - stmib ip, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 1fe534 <__read_chk@plt+0x199160> │ │ │ │ andcs r4, r5, #622592 @ 0x98000 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ @ instruction: 0xf7a42000 │ │ │ │ - stmdbmi r4!, {r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdbmi r4!, {r1, r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strmi r2, [r7], -r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - ldmib lr!, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r6!, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andls r2, r1, r0, lsl #2 │ │ │ │ tstls r2, fp, lsr r6 │ │ │ │ @ instruction: 0x46404632 │ │ │ │ strls r5, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ - blx 37e73e <__read_chk@plt+0x31936a> │ │ │ │ + blx 37e6ce <__read_chk@plt+0x3192fa> │ │ │ │ mvnslt r4, r4, lsl #12 │ │ │ │ @ instruction: 0xf0bda804 │ │ │ │ - bmi 77fa3c <__read_chk@plt+0x71a668> │ │ │ │ + bmi 77f9cc <__read_chk@plt+0x71a5f8> │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d119 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldmdbmi r4, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ - ldmib sl, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r2, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf87cf043 │ │ │ │ - blmi 47a714 <__read_chk@plt+0x415340> │ │ │ │ + blmi 47a6a4 <__read_chk@plt+0x4152d0> │ │ │ │ tstcs r1, r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf874f043 │ │ │ │ @ instruction: 0xf7a4e7d8 │ │ │ │ - svclt 0x0000e912 │ │ │ │ - eorseq lr, r5, ip, asr r2 │ │ │ │ + svclt 0x0000e94a │ │ │ │ + eorseq lr, r5, ip, asr #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r5, r6, asr r2 │ │ │ │ - andseq fp, r9, r0, lsl #22 │ │ │ │ + eorseq lr, r5, r6, asr #5 │ │ │ │ + andseq fp, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r4, asr ip │ │ │ │ - eoreq r7, r2, lr, lsr #5 │ │ │ │ - @ instruction: 0x0019bafc │ │ │ │ - eorseq lr, r5, r2, lsr r1 │ │ │ │ - andseq fp, r9, lr, ror #20 │ │ │ │ - mulseq r9, sl, r7 │ │ │ │ + eoreq r7, r2, r2, asr #3 │ │ │ │ + andseq fp, r9, r0, lsl sl │ │ │ │ + eorseq lr, r5, r2, lsr #3 │ │ │ │ + andseq fp, r9, r2, lsl #19 │ │ │ │ + andseq fp, r9, lr, lsr #13 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r6, r5, asr r9 │ │ │ │ strcs r4, [r0], #-2645 @ 0xfffff5ab │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ strls r8, [r4], #-340 @ 0xfffffeac │ │ │ │ - blmi 15d2080 <__read_chk@plt+0x156ccac> │ │ │ │ + blmi 15d2010 <__read_chk@plt+0x156cc3c> │ │ │ │ stmpl sl, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdblt sp, {r2, r3, r5, r7, r8, r9, ip, lr} │ │ │ │ stmiavs sp!, {r2, r3, r7, sp, lr, pc} │ │ │ │ @ instruction: 0xb1ad613c │ │ │ │ @ instruction: 0x46272014 │ │ │ │ - blx fe37ccba <__read_chk@plt+0xfe3178e6> │ │ │ │ + blx d7cc4a <__read_chk@plt+0xd17876> │ │ │ │ subvs r6, r6, r6 │ │ │ │ addvs r4, r6, r4, lsl #12 │ │ │ │ smlabtvs r6, r6, r0, r6 │ │ │ │ stmdacs r0, {r3, r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf142d076 │ │ │ │ - rsbvs pc, r0, sp, asr #26 │ │ │ │ + strdvs pc, [r0], #-197 @ 0xffffff3b @ │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ strls r6, [r4], #-2221 @ 0xfffff753 │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ svccs 0x00009f04 │ │ │ │ ldmdbmi pc!, {r4, r5, r6, ip, lr, pc} @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7a44479 │ │ │ │ - ldmdbmi sp!, {r1, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ + ldmdbmi sp!, {r1, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ strmi r2, [r4], -r5, lsl #4 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ - stmdb sl!, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r2!, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4606493a │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7a44628 │ │ │ │ - ldmdbmi r8!, {r2, r5, r8, fp, sp, lr, pc} │ │ │ │ + ldmdbmi r8!, {r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ streq lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0x46224633 │ │ │ │ @ instruction: 0xf8584638 │ │ │ │ tstls r0, r1 │ │ │ │ @ instruction: 0xf7f42101 │ │ │ │ @ instruction: 0x4606f837 │ │ │ │ - blls 1ef564 <__read_chk@plt+0x18a190> │ │ │ │ + blls 1ef4f4 <__read_chk@plt+0x18a120> │ │ │ │ suble r2, sp, r0, lsl #22 │ │ │ │ ldmvs sl, {r0, r3, r5, r9, sl, lr} │ │ │ │ tstcc r1, r2, lsl #2 │ │ │ │ - blcs dad00 <__read_chk@plt+0x7592c> │ │ │ │ + blcs dac90 <__read_chk@plt+0x758bc> │ │ │ │ strdcc sp, [r1, -r9] │ │ │ │ strtmi r0, [r0], -ip, lsl #1 │ │ │ │ - blx 11fcd46 <__read_chk@plt+0x1197972> │ │ │ │ + blx ffbfccd4 <__read_chk@plt+0xffb97900> │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ @ instruction: 0xf7a34605 │ │ │ │ - stcls 13, cr14, [r4], {200} @ 0xc8 │ │ │ │ + stcls 14, cr14, [r4], {-0} │ │ │ │ @ instruction: 0xf8dfb324 │ │ │ │ ldrbtmi r8, [r8], #156 @ 0x9c │ │ │ │ smlaltblt r6, fp, r3, r8 │ │ │ │ ldclne 8, cr6, [r7], #-384 @ 0xfffffe80 │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf1424640 │ │ │ │ - @ instruction: 0xf845fcff │ │ │ │ + @ instruction: 0xf845fca7 │ │ │ │ ldrtmi r0, [lr], -r6, lsr #32 │ │ │ │ @ instruction: 0x2c006924 │ │ │ │ stmdals r4, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andscc fp, r0, r0, lsl #3 │ │ │ │ - blx 87e8d4 <__read_chk@plt+0x819500> │ │ │ │ + blx 87e864 <__read_chk@plt+0x819490> │ │ │ │ stmdavs r3, {r2, fp, ip, pc}^ │ │ │ │ andcc fp, r4, fp, lsl r1 │ │ │ │ - @ instruction: 0xf9a8f129 │ │ │ │ + @ instruction: 0xf950f129 │ │ │ │ stmdavs r3, {r2, fp, ip, pc} │ │ │ │ @ instruction: 0xf129b10b │ │ │ │ - stmdage r4, {r0, r1, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9a0f129 │ │ │ │ - blmi 413150 <__read_chk@plt+0x3add7c> │ │ │ │ + stmdage r4, {r0, r1, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf948f129 │ │ │ │ + blmi 4130e0 <__read_chk@plt+0x3add0c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 21a96c <__read_chk@plt+0x1b5598> │ │ │ │ + blls 21a8fc <__read_chk@plt+0x1b5528> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_mon │ │ │ │ andlt r4, r6, r8, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ stmdami lr, {r0, r2, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xe7824478 │ │ │ │ strb r2, [r9, r0, lsl #10]! │ │ │ │ ldr r2, [r8, r4, lsl #8]! │ │ │ │ - stmda r8, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq lr, r5, r8, lsr #1 │ │ │ │ + stm r0, {r2, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq lr, r5, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r5, ip, r0, lr │ │ │ │ + eorseq lr, r5, ip, lsl #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, r9, r4, lsl #20 │ │ │ │ - strhteq r2, [lr], -r8 │ │ │ │ - @ instruction: 0x0019b9fa │ │ │ │ + andseq fp, r9, r8, lsl r9 │ │ │ │ + strhteq r2, [lr], -ip │ │ │ │ + andseq fp, r9, lr, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl #30 │ │ │ │ - eoreq fp, lr, lr, lsl #1 │ │ │ │ - eorseq sp, r5, r8, lsl #31 │ │ │ │ - eoreq fp, lr, r4, lsr #32 │ │ │ │ + mlaeq lr, r2, pc, sl @ │ │ │ │ + ldrshteq sp, [r5], -r8 │ │ │ │ + eoreq sl, lr, r8, lsr #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe2fec98 <__read_chk@plt+0xfe2998c4> │ │ │ │ + bleq fe2fec28 <__read_chk@plt+0xfe299854> │ │ │ │ ldrbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldclmi 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ strbtcs pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi sl, [r9], #-2832 @ 0xfffff4f0 │ │ │ │ movwls r4, #50716 @ 0xc61c │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ ldrtmi fp, [r8], -r4, ror #9 │ │ │ │ @@ -93550,72 +93522,72 @@ │ │ │ │ @ instruction: 0xf04f244c │ │ │ │ eorvs r0, r7, r0, lsl #4 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ movwls r3, #27396 @ 0x6b04 │ │ │ │ - blx fec7cebc <__read_chk@plt+0xfec17ae8> │ │ │ │ + blx 167ce4c <__read_chk@plt+0x1617a78> │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ eorshi pc, r1, #0 │ │ │ │ stccs 8, cr6, [r0], {4} │ │ │ │ eorshi pc, pc, #0 │ │ │ │ strtcc pc, [r8], #2271 @ 0x8df │ │ │ │ stmdbeq ip, {r8, ip, sp, lr, pc} │ │ │ │ strtge pc, [r4], #2271 @ 0x8df │ │ │ │ ldrbtmi sl, [fp], #-3601 @ 0xfffff1ef │ │ │ │ @ instruction: 0xf8df930e │ │ │ │ @ instruction: 0xf10d34a0 │ │ │ │ ldrtmi r0, [sp], -ip, asr #16 │ │ │ │ ldrbtmi r4, [fp], #-1274 @ 0xfffffb06 │ │ │ │ eorslt pc, ip, sp, asr #17 │ │ │ │ - blge 56560c <__read_chk@plt+0x500238> │ │ │ │ + blge 56559c <__read_chk@plt+0x5001c8> │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ tstcs r0, r7, lsl #6 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8c64640 │ │ │ │ @ instruction: 0xf7a38000 │ │ │ │ - @ instruction: 0xf859ed1e │ │ │ │ + @ instruction: 0xf859ed56 │ │ │ │ @ instruction: 0xb1211c0c │ │ │ │ vmin.s8 d20, d0, d16 │ │ │ │ @ instruction: 0xf12132ff │ │ │ │ @ instruction: 0xf859f9d9 │ │ │ │ mvnlt r3, r8, lsl #24 │ │ │ │ vtst.8 d22, d0, d18 │ │ │ │ stmdbls lr, {r0, r1, r2, r3, r4, r5, r6, r7, sl, ip, sp} │ │ │ │ - bl fe9522e0 <__read_chk@plt+0xfe8ecf0c> │ │ │ │ - bne fe941244 <__read_chk@plt+0xfe8dbe70> │ │ │ │ + bl fe952270 <__read_chk@plt+0xfe8ece9c> │ │ │ │ + bne fe9411d4 <__read_chk@plt+0xfe8dbe00> │ │ │ │ @ instruction: 0xf9ccf121 │ │ │ │ @ instruction: 0xf8596832 │ │ │ │ ldrtmi r1, [r0], -r8, lsl #24 │ │ │ │ andeq lr, r8, #165888 @ 0x28800 │ │ │ │ @ instruction: 0xf1211aa2 │ │ │ │ ldmdavs r2!, {r0, r1, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ - bl fe952304 <__read_chk@plt+0xfe8ecf30> │ │ │ │ - bne fe941268 <__read_chk@plt+0xfe8dbe94> │ │ │ │ + bl fe952294 <__read_chk@plt+0xfe8ecec0> │ │ │ │ + bne fe9411f8 <__read_chk@plt+0xfe8dbe24> │ │ │ │ @ instruction: 0xf1214479 │ │ │ │ @ instruction: 0x2000f9b9 │ │ │ │ - blx fe47cf60 <__read_chk@plt+0xfe417b8c> │ │ │ │ + blx e7cef0 <__read_chk@plt+0xe17b1c> │ │ │ │ subsle r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf100464b │ │ │ │ ssatmi r0, #26, r4, lsl #20 │ │ │ │ - bleq fcba0 <__read_chk@plt+0x977cc> │ │ │ │ + bleq fcb30 <__read_chk@plt+0x9775c> │ │ │ │ vmin.s8 d20, d0, d15 │ │ │ │ strd r3, [r1], -lr │ │ │ │ - beq 5fce98 <__read_chk@plt+0x597ac4> │ │ │ │ + beq 5fce28 <__read_chk@plt+0x597a54> │ │ │ │ ldceq 8, cr15, [r4], {90} @ 0x5a │ │ │ │ eorsle r2, fp, r0, lsl #16 │ │ │ │ - bl fe95ab44 <__read_chk@plt+0xfe8f5770> │ │ │ │ + bl fe95aad4 <__read_chk@plt+0xfe8f5700> │ │ │ │ adcmi r0, r2, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xf85adc36 │ │ │ │ @ instruction: 0xf8571c08 │ │ │ │ andsmi r2, r1, #4, 24 @ 0x400 │ │ │ │ stmdbls r5, {r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ - blx a7cf0a <__read_chk@plt+0xa17b36> │ │ │ │ + blx a7ce9a <__read_chk@plt+0xa17ac6> │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ ldceq 8, cr15, [r4], {90} @ 0x5a │ │ │ │ @ instruction: 0xf11d9909 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmibmi r5!, {r1, r5, r6, r7, ip, lr, pc}^ │ │ │ │ ldceq 8, cr15, [r4], {90} @ 0x5a │ │ │ │ @ instruction: 0xf11d4479 │ │ │ │ @@ -93626,132 +93598,132 @@ │ │ │ │ @ instruction: 0xf1bb3203 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmibmi sp!, {r0, r3, r4, r7, r8, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf976f121 │ │ │ │ @ instruction: 0x46306832 │ │ │ │ ldcne 8, cr15, [r4], {90} @ 0x5a │ │ │ │ - bleq 13cc1c <__read_chk@plt+0xd7848> │ │ │ │ + bleq 13cbac <__read_chk@plt+0xd77d8> │ │ │ │ andeq lr, r8, #165888 @ 0x28800 │ │ │ │ rsbsvc pc, pc, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf1213203 │ │ │ │ ldr pc, [sp, r9, ror #18]! │ │ │ │ @ instruction: 0x464f463b │ │ │ │ @ instruction: 0xf1bb4699 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blmi ff920ea8 <__read_chk@plt+0xff8bbad4> │ │ │ │ - bls 252404 <__read_chk@plt+0x1ed030> │ │ │ │ + blmi ff920e38 <__read_chk@plt+0xff8bba64> │ │ │ │ + bls 252394 <__read_chk@plt+0x1ecfc0> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ff88df0c <__read_chk@plt+0xff828b38> │ │ │ │ + blmi ff88de9c <__read_chk@plt+0xff828ac8> │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ - blx 1e7cf40 <__read_chk@plt+0x1e17b6c> │ │ │ │ + blx 1e7ced0 <__read_chk@plt+0x1e17afc> │ │ │ │ strmi r9, [r3], r7, lsl #20 │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ rschi pc, r5, r0, asr #32 │ │ │ │ - blmi 3fec88 <__read_chk@plt+0x3998b4> │ │ │ │ + blmi 3fec18 <__read_chk@plt+0x399844> │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ andscs sl, r4, r2, ror #30 │ │ │ │ ldrsbtlt pc, [ip], -sp @ │ │ │ │ - @ instruction: 0xf9faf129 │ │ │ │ + @ instruction: 0xf9a2f129 │ │ │ │ strmi r2, [r0], r8, lsl #6 │ │ │ │ subvs r6, r4, r4 │ │ │ │ smlabbvs r4, r4, r0, r6 │ │ │ │ svccs 0x000060c3 │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ andscs r6, r4, r8, lsr r1 │ │ │ │ @ instruction: 0xf1292500 │ │ │ │ - stmibmi lr, {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibmi lr, {r0, r1, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ smlsdxcs r8, r9, r4, r4 │ │ │ │ subvs r6, r5, r5 │ │ │ │ smlabbvs r5, r5, r0, r6 │ │ │ │ strtmi r6, [r8], -r7, asr #1 │ │ │ │ - svc 0x00a0f7a3 │ │ │ │ - blx feb7d07a <__read_chk@plt+0xfeb17ca6> │ │ │ │ + svc 0x00d8f7a3 │ │ │ │ + blx 157d00a <__read_chk@plt+0x1517c36> │ │ │ │ andscs r6, r4, r0, lsr r0 │ │ │ │ andsvs pc, r0, r8, asr #17 │ │ │ │ - @ instruction: 0xf9d6f129 │ │ │ │ + @ instruction: 0xf97ef129 │ │ │ │ sbcvs r4, r7, r4, lsl #12 │ │ │ │ stmdals r6, {r0, r2, r3, r5, r8, sp} │ │ │ │ rsbvs r6, r5, r5, lsr #32 │ │ │ │ @ instruction: 0x612560a5 │ │ │ │ @ instruction: 0xf87af10b │ │ │ │ - blx fe6fd09e <__read_chk@plt+0xfe697cca> │ │ │ │ + blx 10fd02e <__read_chk@plt+0x1097c5a> │ │ │ │ strtmi r6, [r8], -r0, lsr #32 │ │ │ │ @ instruction: 0xf1436134 │ │ │ │ - movwlt pc, #35305 @ 0x89e9 @ │ │ │ │ + movwlt pc, #35217 @ 0x8991 @ │ │ │ │ mvnslt r6, r3, lsl #16 │ │ │ │ ldrsbthi pc, [r0], -sp @ │ │ │ │ ldreq pc, [r4], -r0, lsl #2 │ │ │ │ @ instruction: 0xf856e003 │ │ │ │ teqvs ip, r4, lsl fp │ │ │ │ @ instruction: 0x2014b1b3 │ │ │ │ @ instruction: 0xf1294627 │ │ │ │ - @ instruction: 0x4604f9b5 │ │ │ │ + @ instruction: 0x4604f95d │ │ │ │ subvs r6, r5, r5 │ │ │ │ sbcvs r6, r5, r5, lsl #1 │ │ │ │ @ instruction: 0xf8566105 │ │ │ │ @ instruction: 0xf1420c14 │ │ │ │ - rsbvs pc, r0, r9, ror fp @ │ │ │ │ + rsbvs pc, r0, r1, lsr #22 │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ - blcc 5fed34 <__read_chk@plt+0x599960> │ │ │ │ + blcc 5fecc4 <__read_chk@plt+0x5998f0> │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ ldmdavs sp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ rsble r2, r1, r0, lsl #26 │ │ │ │ andcs r4, r5, #168, 18 @ 0x2a0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x005af7a3 │ │ │ │ + svc 0x0092f7a3 │ │ │ │ andcs r4, r5, #2719744 @ 0x298000 │ │ │ │ ldrbtmi r4, [r9], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf7a32000 │ │ │ │ - stmibmi r4!, {r2, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmibmi r4!, {r2, r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - svc 0x004cf7a3 │ │ │ │ + svc 0x0084f7a3 │ │ │ │ andls r4, r1, r1, lsr #19 │ │ │ │ strcs r4, [r0, #-1576] @ 0xfffff9d8 │ │ │ │ ldrtmi r9, [r3], -r2, lsl #10 │ │ │ │ @ instruction: 0xf85b4622 │ │ │ │ tstls r0, r1 │ │ │ │ @ instruction: 0xf7f32101 │ │ │ │ @ instruction: 0x4606fe5f │ │ │ │ - blls 3ef974 <__read_chk@plt+0x38a5a0> │ │ │ │ - blcs daca4 <__read_chk@plt+0x758d0> │ │ │ │ + blls 3ef904 <__read_chk@plt+0x38a530> │ │ │ │ + blcs dac34 <__read_chk@plt+0x75860> │ │ │ │ mrshi pc, (UNDEF: 12) @ │ │ │ │ ldmvs sl, {r0, r9, sl, lr} │ │ │ │ tstcc r1, r2, lsl #2 │ │ │ │ - blcs db0b4 <__read_chk@plt+0x75ce0> │ │ │ │ + blcs db044 <__read_chk@plt+0x75c70> │ │ │ │ strdcc sp, [r1, -r9] │ │ │ │ strtmi r0, [r0], -ip, lsl #1 │ │ │ │ - @ instruction: 0xf96af129 │ │ │ │ + @ instruction: 0xf912f129 │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ @ instruction: 0xf7a34605 │ │ │ │ - blls 3fbc18 <__read_chk@plt+0x396844> │ │ │ │ + blls 3fbc88 <__read_chk@plt+0x3968b4> │ │ │ │ @ instruction: 0xb32c681c │ │ │ │ eorshi pc, r8, #14614528 @ 0xdf0000 │ │ │ │ stmiavs r3!, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ stmdavs r0!, {r0, r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, sl, fp, ip} │ │ │ │ strbmi fp, [r0], -r8, lsl #30 │ │ │ │ - blx 9fd186 <__read_chk@plt+0x997db2> │ │ │ │ + blx ff3fd114 <__read_chk@plt+0xff397d40> │ │ │ │ eoreq pc, r6, r5, asr #16 │ │ │ │ stmdbvs r4!, {r1, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ stmdavs r0!, {r2, r3, sl, fp, ip, pc} │ │ │ │ andscc fp, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xf842f7fe │ │ │ │ stmdavs r3, {r5, fp, sp, lr}^ │ │ │ │ andcc fp, r4, fp, lsl r1 │ │ │ │ - @ instruction: 0xffccf128 │ │ │ │ + @ instruction: 0xff74f128 │ │ │ │ stmdavs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf128b10b │ │ │ │ - stmdals ip, {r0, r1, r2, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffc4f128 │ │ │ │ - blmi 1b936a4 <__read_chk@plt+0x1b2e2d0> │ │ │ │ + stmdals ip, {r0, r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff6cf128 │ │ │ │ + blmi 1b93634 <__read_chk@plt+0x1b2e260> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, asr #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r8, r0, asr #32 │ │ │ │ vmax.s8 d4, d13, d24 │ │ │ │ pop {r2, r4, r6, r8, sl, fp, lr} │ │ │ │ @@ -93759,148 +93731,148 @@ │ │ │ │ ldmdbmi r4!, {r4, r5, r9, sl, lr}^ │ │ │ │ andeq lr, r8, #165888 @ 0x28800 │ │ │ │ rsbsvc pc, pc, #813694976 @ 0x30800000 │ │ │ │ andcc r4, r3, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf86cf121 │ │ │ │ stmdavc r3, {r0, r3, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi 1c60ef8 <__read_chk@plt+0x1bfbb24> │ │ │ │ + blmi 1c60e88 <__read_chk@plt+0x1bfbab4> │ │ │ │ @ instruction: 0xf8cd4692 │ │ │ │ ldrbtmi r9, [fp], #-32 @ 0xffffffe0 │ │ │ │ eorshi pc, r4, sp, asr #17 │ │ │ │ ldrsbtls pc, [r0], -sp @ │ │ │ │ movwls r4, #46768 @ 0xb6b0 │ │ │ │ ldrbmi lr, [r8], -sp │ │ │ │ - blx ff77d218 <__read_chk@plt+0xff717e44> │ │ │ │ + blx fe17d1a8 <__read_chk@plt+0xfe117dd4> │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1066020 │ │ │ │ @ instruction: 0xb32f0b01 │ │ │ │ ldmdavc r3!, {r2, r3, r4, r5, r8, sp, lr}^ │ │ │ │ rsble r2, r1, r0, lsl #22 │ │ │ │ tstcs sl, r7, lsr #12 │ │ │ │ @ instruction: 0xf10a4658 │ │ │ │ @ instruction: 0xf8c8f97f │ │ │ │ stmdacs r0, {} @ │ │ │ │ andvc sp, r5, r8, rrx │ │ │ │ @ instruction: 0xf1292014 │ │ │ │ - strdvs pc, [r5], -r5 │ │ │ │ + mulvs r5, sp, r8 │ │ │ │ strmi r6, [r4], -r5, asr #1 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldrbmi r6, [fp, #-69] @ 0xffffffbb │ │ │ │ svclt 0x00186085 │ │ │ │ tstvs r5, r8, lsl #6 │ │ │ │ sbcvs fp, r3, r8, lsl pc │ │ │ │ - blls 2f54b8 <__read_chk@plt+0x2900e4> │ │ │ │ + blls 2f5448 <__read_chk@plt+0x290074> │ │ │ │ stceq 8, cr15, [ip], {83} @ 0x53 │ │ │ │ - blx fecfd26c <__read_chk@plt+0xfec97e98> │ │ │ │ + blx 16fd1fc <__read_chk@plt+0x1697e28> │ │ │ │ ldrb r6, [r0, r0, rrx] │ │ │ │ @ instruction: 0xf1292014 │ │ │ │ - @ instruction: 0xf8c9f8dd │ │ │ │ + @ instruction: 0xf8c9f885 │ │ │ │ andvs r0, r7, r0 │ │ │ │ stmdbls fp, {r3, r8, r9, sp} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ addvs r6, r7, r7, asr #32 │ │ │ │ smlabtvs r7, r7, r0, r6 │ │ │ │ sbcsvs r4, r3, r8, lsr r6 │ │ │ │ @ instruction: 0xf7a32205 │ │ │ │ - @ instruction: 0xf8d9ee90 │ │ │ │ + @ instruction: 0xf8d9eec8 │ │ │ │ andls r2, sl, #0 │ │ │ │ - blx fe67d2a0 <__read_chk@plt+0xfe617ecc> │ │ │ │ + blx 107d230 <__read_chk@plt+0x1017e5c> │ │ │ │ andsvs r9, r0, sl, lsl #20 │ │ │ │ @ instruction: 0xf8d92014 │ │ │ │ andls r2, sl, #0 │ │ │ │ - @ instruction: 0xf8c0f129 │ │ │ │ + @ instruction: 0xf868f129 │ │ │ │ movwcs r9, #35338 @ 0x8a0a │ │ │ │ tstvs r0, sp, lsr #2 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldmdbvs r2, {r1, r2, fp, ip, pc} │ │ │ │ sbcsvs r6, r7, r7, lsl r0 │ │ │ │ subsvs r6, r7, r7, lsl r1 │ │ │ │ @ instruction: 0xf8d96097 │ │ │ │ ldmdbvs r2, {sp} │ │ │ │ @ instruction: 0xf10a60d3 │ │ │ │ @ instruction: 0xf8d9ff5b │ │ │ │ ldmdbvs pc, {ip, sp} @ │ │ │ │ - blx 1e7d2e0 <__read_chk@plt+0x1e17f0c> │ │ │ │ + blx 87d270 <__read_chk@plt+0x817e9c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdbvs fp, {r3, r4, r5, sp, lr} │ │ │ │ ldmdavc r3!, {r2, r3, r4, r8, sp, lr}^ │ │ │ │ orrsle r2, sp, r0, lsl #22 │ │ │ │ @ instruction: 0xf8dd4646 │ │ │ │ @ instruction: 0xf8dd9020 │ │ │ │ @ instruction: 0x46278034 │ │ │ │ @ instruction: 0xf1289807 │ │ │ │ - @ instruction: 0xe691ff1f │ │ │ │ + ldr pc, [r1], r7, asr #29 │ │ │ │ ldrtmi r4, [r0], -ip, lsr #18 │ │ │ │ @ instruction: 0xf1204479 │ │ │ │ @ instruction: 0xe665ffdd │ │ │ │ strbmi r9, [r6], -r7, lsl #16 │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ ldrsbthi pc, [r4], -sp @ │ │ │ │ - @ instruction: 0xff10f128 │ │ │ │ + cdp2 1, 11, cr15, cr8, cr8, {1} │ │ │ │ andscs lr, r4, r2, lsl #13 │ │ │ │ - @ instruction: 0xf884f129 │ │ │ │ + @ instruction: 0xf82cf129 │ │ │ │ movwcs r4, #34432 @ 0x8680 │ │ │ │ andls pc, r0, r0, asr #17 │ │ │ │ andls pc, r4, r0, asr #17 │ │ │ │ andls pc, r8, r0, asr #17 │ │ │ │ andsls pc, r0, r0, asr #17 │ │ │ │ - blls 3d9144 <__read_chk@plt+0x373d70> │ │ │ │ + blls 3d90d4 <__read_chk@plt+0x373d00> │ │ │ │ andhi pc, r0, r3, asr #17 │ │ │ │ andscs lr, r4, r5, lsl #13 │ │ │ │ - @ instruction: 0xf872f129 │ │ │ │ + @ instruction: 0xf81af129 │ │ │ │ strmi r2, [r0], r8, lsl #6 │ │ │ │ subvs r6, r4, r4 │ │ │ │ smlabbvs r4, r4, r0, r6 │ │ │ │ ldrb r6, [r0, r3, asr #1]! │ │ │ │ ldrbt r2, [sl], r4, lsl #8 │ │ │ │ - ldc 7, cr15, [r0, #652]! @ 0x28c │ │ │ │ - eorseq sp, r5, lr, lsl #30 │ │ │ │ + stcl 7, cr15, [r8, #652]! @ 0x28c │ │ │ │ + eorseq sp, r5, lr, ror pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq sp, [r5], -sl │ │ │ │ + eorseq sp, r5, sl, ror #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrdeq r7, [lr], -lr @ │ │ │ │ - mulseq r9, r8, r8 │ │ │ │ - eoreq r4, lr, lr, ror #22 │ │ │ │ - andseq r8, fp, r0, asr #20 │ │ │ │ - andseq ip, r8, r8, ror fp │ │ │ │ - andseq r6, r9, r6, asr #9 │ │ │ │ - eoreq ip, r6, r4, lsr #22 │ │ │ │ - eoreq sl, lr, r2, lsr lr │ │ │ │ - andseq fp, r9, r8, ror #14 │ │ │ │ - andseq fp, r9, r6, lsl #14 │ │ │ │ - eoreq r6, r2, sl, asr #27 │ │ │ │ - andseq fp, r9, r4, lsl #14 │ │ │ │ + eoreq r7, lr, r2, ror #3 │ │ │ │ + andseq fp, r9, ip, lsr #15 │ │ │ │ + eoreq r4, lr, r2, ror sl │ │ │ │ + andseq r8, fp, r4, asr r9 │ │ │ │ + andseq ip, r8, r0, asr #21 │ │ │ │ + @ instruction: 0x001963da │ │ │ │ + eoreq ip, r6, r8, lsr sl │ │ │ │ + eoreq sl, lr, r6, lsr sp │ │ │ │ + andseq fp, r9, ip, ror r6 │ │ │ │ + andseq fp, r9, sl, lsl r6 │ │ │ │ + ldrdeq r6, [r2], -lr @ │ │ │ │ + andseq fp, r9, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ - ldrdeq sl, [lr], -r8 @ │ │ │ │ - ldrsbteq sp, [r5], -r0 │ │ │ │ - strhteq r5, [lr], -r4 │ │ │ │ - andseq fp, r9, lr, lsl #11 │ │ │ │ - andseq fp, r9, r4, lsl #9 │ │ │ │ + ldrdeq sl, [lr], -ip @ │ │ │ │ + eorseq sp, r5, r0, asr #24 │ │ │ │ + strhteq r5, [lr], -r8 │ │ │ │ + andseq fp, r9, r2, lsr #9 │ │ │ │ + mulseq r9, r8, r3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ ldrmi r4, [r8], r8, lsr #26 │ │ │ │ adcslt r4, r2, r8, lsr #24 │ │ │ │ - blmi ad20c4 <__read_chk@plt+0xa6ccf0> │ │ │ │ - bmi ad2730 <__read_chk@plt+0xa6d35c> │ │ │ │ + blmi ad2054 <__read_chk@plt+0xa6cc80> │ │ │ │ + bmi ad26c0 <__read_chk@plt+0xa6d2ec> │ │ │ │ sxtab16mi r4, r2, fp, ror #8 │ │ │ │ @ instruction: 0xad04592c │ │ │ │ strmi r4, [lr], -r8, lsr #12 │ │ │ │ ldrtls r6, [r1], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ stmdavs r3!, {r2, r3, r4, r7, fp, ip, lr} │ │ │ │ ldrdls pc, [r8], -r3 │ │ │ │ mcrr2 0, 2, pc, r6, cr3 @ │ │ │ │ ldc2l 0, cr15, [r6], #-292 @ 0xfffffedc │ │ │ │ stmdblt r3, {r0, r1, r3, r4, r5, r8, r9, fp, ip, pc} │ │ │ │ - blls fe5b74 <__read_chk@plt+0xf807a0> │ │ │ │ + blls fe5b04 <__read_chk@plt+0xf80730> │ │ │ │ movwls r4, #13882 @ 0x363a │ │ │ │ - blls f527cc <__read_chk@plt+0xeed3f8> │ │ │ │ + blls f5275c <__read_chk@plt+0xeed388> │ │ │ │ movwls r2, #0 │ │ │ │ stmib sp, {r0, r1, r6, r9, sl, lr}^ │ │ │ │ strtmi r0, [r8], -r1 │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xffe4f056 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf023461d │ │ │ │ @@ -93908,28 +93880,28 @@ │ │ │ │ @ instruction: 0xf8b2f042 │ │ │ │ stc2l 0, cr15, [r0, #-260] @ 0xfffffefc │ │ │ │ stc2 0, cr15, [r8], #292 @ 0x124 │ │ │ │ stc2 0, cr15, [sl, #300]! @ 0x12c │ │ │ │ @ instruction: 0xf8c36823 │ │ │ │ @ instruction: 0xf1b99008 │ │ │ │ andle r0, r0, r0, lsl #30 │ │ │ │ - bmi 3d2e68 <__read_chk@plt+0x36da94> │ │ │ │ + bmi 3d2df8 <__read_chk@plt+0x36da24> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r8], -r3, lsl #2 │ │ │ │ pop {r1, r4, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf7a387f0 │ │ │ │ - svclt 0x0000ed2c │ │ │ │ - ldrhteq sp, [r5], -r8 │ │ │ │ + svclt 0x0000ed64 │ │ │ │ + eorseq sp, r5, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq sp, [r5], -r0 │ │ │ │ + eorseq sp, r5, r0, lsr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sp, r5, sl, lsr r9 │ │ │ │ + eorseq sp, r5, sl, lsr #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 14, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -93944,15 +93916,15 @@ │ │ │ │ ldmibvs r2, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf500360c │ │ │ │ stmdbpl ip!, {r6, ip, lr} │ │ │ │ @ instruction: 0xf2a94615 │ │ │ │ stmdavs r4!, {r2, r5, r7, r9, ip, lr} │ │ │ │ @ instruction: 0xf04f6034 │ │ │ │ @ instruction: 0x93210400 │ │ │ │ - blcc ffaff354 <__read_chk@plt+0xffa99f80> │ │ │ │ + blcc ffaff2e4 <__read_chk@plt+0xffa99f10> │ │ │ │ tstcs r0, r7, lsl #2 │ │ │ │ andsvs r4, r1, fp, ror r4 │ │ │ │ rscmi pc, sp, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x9328461c │ │ │ │ @ instruction: 0xf8df323c │ │ │ │ ldrdls r3, [r7], -r8 @ │ │ │ │ stmiapl r3!, {r1, r4, fp, sp, lr}^ │ │ │ │ @@ -93968,114 +93940,114 @@ │ │ │ │ @ instruction: 0xf50d921b │ │ │ │ subcc r4, r8, #-805306354 @ 0xd000000e │ │ │ │ andls r6, pc, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0xf50d68da │ │ │ │ cmpcc r4, #-1275068413 @ 0xb4000003 │ │ │ │ tstls r2, #1769472 @ 0x1b0000 │ │ │ │ ldrbcc pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ - bcs e5cf8 <__read_chk@plt+0x80924> │ │ │ │ + bcs e5c88 <__read_chk@plt+0x808b4> │ │ │ │ strthi pc, [lr], r0 │ │ │ │ ldmdblt fp!, {r0, r1, r4, fp, sp, lr} │ │ │ │ - bllt 7bd048 <__read_chk@plt+0x757c74> │ │ │ │ + bllt 7bcfd8 <__read_chk@plt+0x757c04> │ │ │ │ svccc 0x0004f852 │ │ │ │ - blcs cd450 <__read_chk@plt+0x6807c> │ │ │ │ + blcs cd3e0 <__read_chk@plt+0x6800c> │ │ │ │ ldrhi pc, [pc], r0 │ │ │ │ - blcs df0c0 <__read_chk@plt+0x79cec> │ │ │ │ + blcs df050 <__read_chk@plt+0x79c7c> │ │ │ │ mcrne 1, 0, sp, cr11, cr6, {7} │ │ │ │ svclt 0x00189120 │ │ │ │ @ instruction: 0x93252301 │ │ │ │ - blmi 19ff3e0 <__read_chk@plt+0x199a00c> │ │ │ │ + blmi 19ff370 <__read_chk@plt+0x1999f9c> │ │ │ │ @ instruction: 0xf8d4447c │ │ │ │ @ instruction: 0xf0b10424 │ │ │ │ - blls 9000d4 <__read_chk@plt+0x89ad00> │ │ │ │ + blls 900064 <__read_chk@plt+0x89ac90> │ │ │ │ stmiane r3, {r1, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf50d9335 │ │ │ │ @ instruction: 0xf8d443ed │ │ │ │ cmpcc r0, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xf003681b │ │ │ │ tstls lr, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xf0014313 │ │ │ │ - blls 7a1464 <__read_chk@plt+0x73c090> │ │ │ │ + blls 7a13f4 <__read_chk@plt+0x73c020> │ │ │ │ movwcc r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdals fp, {r0, r2, ip, lr, pc} │ │ │ │ tsteq sl, r1, lsl #6 │ │ │ │ andcc r5, r1, #8519680 @ 0x820000 │ │ │ │ stmdbcs r0, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrhi pc, [r0], r0 │ │ │ │ movwcc r9, #10770 @ 0x2a12 │ │ │ │ andcs fp, r2, #-2147483646 @ 0x80000002 │ │ │ │ - bls 852104 <__read_chk@plt+0x7ecd30> │ │ │ │ + bls 852094 <__read_chk@plt+0x7eccc0> │ │ │ │ movwcc fp, #4354 @ 0x1102 │ │ │ │ rscmi pc, sp, #54525952 @ 0x3400000 │ │ │ │ ldmdavs r2, {r4, r6, r9, ip, sp} │ │ │ │ eoreq pc, r0, #18 │ │ │ │ svclt 0x0018922a │ │ │ │ mrrcne 3, 0, r3, ip, cr1 │ │ │ │ strtmi r0, [r0], -r4, lsr #2 │ │ │ │ - @ instruction: 0xff28f128 │ │ │ │ + cdp2 1, 13, cr15, cr0, cr8, {1} │ │ │ │ vsubhn.i64 d4, , q9 │ │ │ │ smlatbcs r0, r4, r4, r5 │ │ │ │ @ instruction: 0xf7a36020 │ │ │ │ - bls 7bb790 <__read_chk@plt+0x7563bc> │ │ │ │ + bls 7bb800 <__read_chk@plt+0x75642c> │ │ │ │ mcrrne 8, 1, r6, pc, cr1 │ │ │ │ sbcshi pc, r8, r1 │ │ │ │ @ instruction: 0xf04f6823 │ │ │ │ andsvs r0, r9, r0, lsl #20 │ │ │ │ - beq 13d524 <__read_chk@plt+0xd8150> │ │ │ │ + beq 13d4b4 <__read_chk@plt+0xd80e0> │ │ │ │ subsvs r6, r9, r1, asr r8 │ │ │ │ ldrdeq lr, [r2, -r2] │ │ │ │ smlabteq r2, r3, r9, lr │ │ │ │ svcne 0x0010f852 │ │ │ │ mcrrne 3, 1, r3, lr, cr0 │ │ │ │ - b 14b58d8 <__read_chk@plt+0x1450504> │ │ │ │ - blls 845140 <__read_chk@plt+0x7dfd6c> │ │ │ │ + b 14b5868 <__read_chk@plt+0x1450494> │ │ │ │ + blls 8450d0 <__read_chk@plt+0x7dfcfc> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf2a9861e │ │ │ │ ldrcs r5, [r0], #-932 @ 0xfffffc5c │ │ │ │ - bne fe9ff4a4 <__read_chk@plt+0xfe99a0d0> │ │ │ │ - bcs fe9ff4a8 <__read_chk@plt+0xfe99a0d4> │ │ │ │ + bne fe9ff434 <__read_chk@plt+0xfe99a060> │ │ │ │ + bcs fe9ff438 <__read_chk@plt+0xfe99a064> │ │ │ │ ldrbtmi r6, [r9], #-2075 @ 0xfffff7e5 │ │ │ │ andspl r4, ip, sl, ror r4 │ │ │ │ stmib r3, {r0, r1, sl, lr}^ │ │ │ │ andcs r1, sp, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0x4653605a │ │ │ │ - beq 13d56c <__read_chk@plt+0xd8198> │ │ │ │ + beq 13d4fc <__read_chk@plt+0xd8128> │ │ │ │ @ instruction: 0xb1aa9a2a │ │ │ │ adcpl pc, r4, #-1879048182 @ 0x9000000a │ │ │ │ strne lr, [sl], #-2639 @ 0xfffff5b1 │ │ │ │ - beq fe0ff4d0 <__read_chk@plt+0xfe09a0fc> │ │ │ │ + beq fe0ff460 <__read_chk@plt+0xfe09a08c> │ │ │ │ @ instruction: 0xf8df2712 │ │ │ │ ldmdavs r6, {r7, r9, fp, ip} │ │ │ │ @ instruction: 0xf8cd4478 │ │ │ │ @ instruction: 0xf10aa0a8 │ │ │ │ ldmdbne r2!, {r0, r9, fp} │ │ │ │ teqpl r7, r9, ror r4 │ │ │ │ smlabteq r2, r2, r9, lr │ │ │ │ subsvs r2, r1, pc, lsl #2 │ │ │ │ - bcs 19ff4f4 <__read_chk@plt+0x199a120> │ │ │ │ + bcs 19ff484 <__read_chk@plt+0x199a0b0> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - blls ae5da0 <__read_chk@plt+0xa809cc> │ │ │ │ + blls ae5d30 <__read_chk@plt+0xa8095c> │ │ │ │ ldmpl ip, {r0, r1, r2, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x46204632 │ │ │ │ - blx ffdfd3a4 <__read_chk@plt+0xffd97fd0> │ │ │ │ + blx ffdfd334 <__read_chk@plt+0xffd97f60> │ │ │ │ ldrtmi r4, [r1], -r0, lsr #12 │ │ │ │ - svc 0x0040f7a3 │ │ │ │ + svc 0x0078f7a3 │ │ │ │ adcpl pc, r4, #-1879048182 @ 0x9000000a │ │ │ │ ldmdavs r4, {r3, r8, r9, fp, ip, pc} │ │ │ │ - b 14ad7a0 <__read_chk@plt+0x14483cc> │ │ │ │ + b 14ad730 <__read_chk@plt+0x144835c> │ │ │ │ @ instruction: 0xf8df120a │ │ │ │ stmiane r1!, {r2, r3, r4, r5, r9, fp, sp, lr} │ │ │ │ - beq eff528 <__read_chk@plt+0xe9a154> │ │ │ │ - beq 13d5d8 <__read_chk@plt+0xd8204> │ │ │ │ + beq eff4b8 <__read_chk@plt+0xe9a0e4> │ │ │ │ + beq 13d568 <__read_chk@plt+0xd8194> │ │ │ │ ldrbtmi r4, [r8], #-1150 @ 0xfffffb82 │ │ │ │ adcpl r2, r7, lr, lsl #14 │ │ │ │ stmib r1, {r3, r5, r9, sp}^ │ │ │ │ subvs r6, sl, r2 │ │ │ │ - bcs 9ff540 <__read_chk@plt+0x99a16c> │ │ │ │ + bcs 9ff4d0 <__read_chk@plt+0x99a0fc> │ │ │ │ strne lr, [sl, -pc, asr #20] │ │ │ │ stmibne r1!, {r5, fp, ip, pc}^ │ │ │ │ @ instruction: 0x9723447a │ │ │ │ strtcs pc, [r4], #-2258 @ 0xfffff72e │ │ │ │ andsls r4, r5, #134217728 @ 0x8000000 │ │ │ │ subshi pc, r9, r1 │ │ │ │ andseq pc, r0, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -94096,15 +94068,15 @@ │ │ │ │ strbhi pc, [ip] @ │ │ │ │ ldrmi r9, [r3], -r8, lsl #6 │ │ │ │ @ instruction: 0xf04f3210 │ │ │ │ @ instruction: 0x46160c1f │ │ │ │ stmibne r0!, {r1, r5, r9, sl, ip, pc} │ │ │ │ strvc pc, [r0], pc, asr #8 │ │ │ │ streq pc, [r0], -r4, asr #5 │ │ │ │ - blls 9555d0 <__read_chk@plt+0x8f01fc> │ │ │ │ + blls 955560 <__read_chk@plt+0x8f018c> │ │ │ │ @ instruction: 0xf8df261e │ │ │ │ @ instruction: 0xf04f29b4 │ │ │ │ strdvs r3, [lr], #-127 @ 0xffffff81 │ │ │ │ strne pc, [r1], -r0, asr #4 │ │ │ │ streq pc, [r0], -r4, asr #5 │ │ │ │ stmib r1, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ rscpl r2, r6, r2, lsl #4 │ │ │ │ @@ -94115,15 +94087,15 @@ │ │ │ │ @ instruction: 0xf8df9b08 │ │ │ │ tstcs r5, ip, lsl #19 │ │ │ │ ldrbtmi r9, [r8], #-776 @ 0xfffffcf8 │ │ │ │ eormi pc, r4, r0, lsl #4 │ │ │ │ @ instruction: 0xf946f0b1 │ │ │ │ stmdbls pc, {r3, r8, r9, fp, ip, pc} @ │ │ │ │ andcs fp, r0, #1073741826 @ 0x40000002 │ │ │ │ - bls a992ac <__read_chk@plt+0xa33ed8> │ │ │ │ + bls a9923c <__read_chk@plt+0xa33e68> │ │ │ │ @ instruction: 0x4117f892 │ │ │ │ streq pc, [r1], #-20 @ 0xffffffec │ │ │ │ ldrbhi pc, [r0, #-0] @ │ │ │ │ @ instruction: 0xf8092200 │ │ │ │ @ instruction: 0xf50d2c20 │ │ │ │ andsls r6, pc, #-536870900 @ 0xe000000c │ │ │ │ eorsls r2, r8, #0, 4 │ │ │ │ @@ -94131,40 +94103,40 @@ │ │ │ │ @ instruction: 0x36109c1f │ │ │ │ @ instruction: 0xf1a69308 │ │ │ │ @ instruction: 0x46210318 │ │ │ │ vmin.s8 d20, d1, d8 │ │ │ │ @ instruction: 0xf50d0201 │ │ │ │ teqls r6, #23592960 @ 0x1680000 │ │ │ │ @ instruction: 0xf7a39637 │ │ │ │ - @ instruction: 0xf50deef6 │ │ │ │ + @ instruction: 0xf50def2e │ │ │ │ ldrcc r4, [r0, -sp, lsl #7] │ │ │ │ @ instruction: 0xf1a73310 │ │ │ │ @ instruction: 0x46210214 │ │ │ │ eorls r4, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ @ instruction: 0x932d2400 │ │ │ │ ldcmi 8, cr15, [r0], {3} │ │ │ │ @ instruction: 0xf8869731 │ │ │ │ @ instruction: 0xf7a34fe8 │ │ │ │ - blls 2fce74 <__read_chk@plt+0x297aa0> │ │ │ │ + blls 2fcee4 <__read_chk@plt+0x297b10> │ │ │ │ svcmi 0x00ecf887 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0x46298535 │ │ │ │ ldrbmi pc, [ip, #-525]! @ 0xfffffdf3 @ │ │ │ │ rscsne pc, r3, #64, 4 │ │ │ │ @ instruction: 0xf7a34628 │ │ │ │ - @ instruction: 0x4628eed4 │ │ │ │ + strtmi lr, [r8], -ip, lsl #30 │ │ │ │ stcmi 8, cr15, [r1], #-36 @ 0xffffffdc │ │ │ │ ldc2 1, cr15, [r0], {9} │ │ │ │ - bls c67f34 <__read_chk@plt+0xc02b60> │ │ │ │ + bls c67ec4 <__read_chk@plt+0xc02af0> │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ - bcs c9d20 <__read_chk@plt+0x6494c> │ │ │ │ + bcs c9cb0 <__read_chk@plt+0x648dc> │ │ │ │ ldrhi pc, [lr, #-0]! │ │ │ │ - bcs 5db470 <__read_chk@plt+0x57609c> │ │ │ │ + bcs 5db400 <__read_chk@plt+0x57602c> │ │ │ │ andscs fp, r4, #184, 30 @ 0x2e0 │ │ │ │ andls r3, r8, #28672 @ 0x7000 │ │ │ │ strbtmi pc, [sp], #1293 @ 0x50d @ │ │ │ │ stmiacs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmdbls r9!, {r4, r6, sl, ip, sp} │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ stmdbcs r0, {r0, r2, r3, r5, r6, r7, lr} │ │ │ │ @@ -94193,37 +94165,37 @@ │ │ │ │ andls sl, r9, #356352 @ 0x57000 │ │ │ │ andls sl, ip, #112, 20 @ 0x70000 │ │ │ │ eorls sl, fp, #68, 20 @ 0x44000 │ │ │ │ andls sl, sl, #561152 @ 0x89000 │ │ │ │ andls sl, fp, #663552 @ 0xa2000 │ │ │ │ andls sl, lr, #765952 @ 0xbb000 │ │ │ │ andsls sl, r9, #60, 20 @ 0x3c000 │ │ │ │ - blcs e8014 <__read_chk@plt+0x82c40> │ │ │ │ + blcs e7fa4 <__read_chk@plt+0x82bd0> │ │ │ │ rsbshi pc, r5, #64 @ 0x40 │ │ │ │ - blcs e8034 <__read_chk@plt+0x82c60> │ │ │ │ + blcs e7fc4 <__read_chk@plt+0x82bf0> │ │ │ │ bichi pc, r9, #0 │ │ │ │ ldmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ stcls 8, cr3, [r9], {56} @ 0x38 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ strtmi r2, [r0], -r4, ror #6 │ │ │ │ @ instruction: 0xf7a34619 │ │ │ │ - vcvt.s16.f16 q7, q12, #22 │ │ │ │ + @ instruction: 0xf2aaedb0 │ │ │ │ @ instruction: 0x46205334 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - stcl 7, cr15, [r4, #-652]! @ 0xfffffd74 │ │ │ │ + ldc 7, cr15, [ip, #652] @ 0x28c │ │ │ │ strmi r9, [r0], ip, lsl #24 │ │ │ │ rsbcs r9, r3, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ @ instruction: 0xf7a38044 │ │ │ │ - @ instruction: 0xf5aaee54 │ │ │ │ + @ instruction: 0xf5aaee8c │ │ │ │ @ instruction: 0x4620639a │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - ldcl 7, cr15, [r4, #-652] @ 0xfffffd74 │ │ │ │ + stc 7, cr15, [ip, #652] @ 0x28c │ │ │ │ strmi r9, [r7], -pc, lsl #22 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs lr, {r2, r4, r7, r8, r9, pc} │ │ │ │ @ instruction: 0x0604f016 │ │ │ │ orrhi pc, r9, #64 @ 0x40 │ │ │ │ ubfxcc pc, pc, #17, #5 │ │ │ │ ldrbtmi r9, [fp], #-1555 @ 0xfffff9ed │ │ │ │ @@ -94233,32 +94205,32 @@ │ │ │ │ @ instruction: 0xf8df8277 │ │ │ │ ldrbtmi r4, [ip], #-2004 @ 0xfffff82c │ │ │ │ @ instruction: 0xf11c9807 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbhi pc, fp, #64 @ 0x40 │ │ │ │ stccc 8, cr15, [r0], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs 2062250 <__read_chk@plt+0x1ffce7c> │ │ │ │ + blcs 20621e0 <__read_chk@plt+0x1ffce0c> │ │ │ │ strbhi pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ ldccc 8, cr15, [pc], {26} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8446 │ │ │ │ ldrbtmi r0, [r8], #-1964 @ 0xfffff854 │ │ │ │ andcs r9, r1, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ stmib sp, {r2, r5, r7, r8, r9, sl, ip, sp}^ │ │ │ │ stcls 0, cr4, [sl], {2} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ @ instruction: 0xf7a34620 │ │ │ │ - vqdmull.s32 q7, d10, d20 │ │ │ │ + vcvt.s16.f16 q7, q6, #22 │ │ │ │ strtmi r4, [r0], -ip, ror #6 │ │ │ │ strvc pc, [r5], #-1450 @ 0xfffffa56 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - stc 7, cr15, [lr, #-652] @ 0xfffffd74 │ │ │ │ + stcl 7, cr15, [r6, #-652] @ 0xfffffd74 │ │ │ │ strmi r7, [r1], r3, lsr #16 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbls sp, {r1, r3, r4, r5, r9, pc} │ │ │ │ eorscs r2, r2, #134217728 @ 0x8000000 │ │ │ │ stmdbcc r8!, {r8, r9, ip, pc}^ │ │ │ │ vcgt.s8 d2, d13, d24 │ │ │ │ @ instruction: 0xf109407c │ │ │ │ @@ -94272,34 +94244,34 @@ │ │ │ │ @ instruction: 0x374cf8df │ │ │ │ stcls 4, cr4, [fp], {53} @ 0x35 │ │ │ │ ldrbtmi r4, [fp], #-1193 @ 0xfffffb57 │ │ │ │ cmncs r4, #0, 6 │ │ │ │ andeq lr, r2, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7a34620 │ │ │ │ - @ instruction: 0xf5aaecf0 │ │ │ │ + @ instruction: 0xf5aaed28 │ │ │ │ strtmi r6, [r0], -r1, lsl #7 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - ldcl 7, cr15, [ip], {163} @ 0xa3 │ │ │ │ + ldc 7, cr15, [r4, #-652] @ 0xfffffd74 │ │ │ │ strmi r9, [r1], #2824 @ 0xb08 │ │ │ │ ldrmi r4, [r9, #1540] @ 0x604 │ │ │ │ eorhi pc, fp, #0, 6 │ │ │ │ andcs r9, r1, #13312 @ 0x3400 │ │ │ │ - blls 3a6124 <__read_chk@plt+0x340d50> │ │ │ │ - blls 366130 <__read_chk@plt+0x300d5c> │ │ │ │ - blls 3e6130 <__read_chk@plt+0x380d5c> │ │ │ │ - blls 32612c <__read_chk@plt+0x2c0d58> │ │ │ │ + blls 3a60b4 <__read_chk@plt+0x340ce0> │ │ │ │ + blls 3660c0 <__read_chk@plt+0x300cec> │ │ │ │ + blls 3e60c0 <__read_chk@plt+0x380cec> │ │ │ │ + blls 3260bc <__read_chk@plt+0x2c0ce8> │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ stmdals lr, {r2, r8, r9, sl, ip, sp} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a34619 │ │ │ │ - @ instruction: 0xf5aaecce │ │ │ │ + @ instruction: 0xf5aaed06 │ │ │ │ @ instruction: 0xf8837369 │ │ │ │ - blls 76db80 <__read_chk@plt+0x7087ac> │ │ │ │ + blls 76db10 <__read_chk@plt+0x70873c> │ │ │ │ eorle r3, r5, r1, lsl #6 │ │ │ │ usatcc pc, #4, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf0b10424 │ │ │ │ vqdmlal.s32 , d26, d21 │ │ │ │ stmdbls r5!, {r2, r5, r7, r8, r9, ip, lr} │ │ │ │ ldmdavs fp, {r0, r1, r5, r9, fp, ip, pc} │ │ │ │ @@ -94319,27 +94291,27 @@ │ │ │ │ movwcc r9, #6932 @ 0x1b14 │ │ │ │ bichi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0x53a4f2aa │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ mvnmi pc, sp, lsl #10 │ │ │ │ cmpcc ip, r9, lsl fp │ │ │ │ movwcs r9, #771 @ 0x303 │ │ │ │ - blls 4661bc <__read_chk@plt+0x400de8> │ │ │ │ + blls 46614c <__read_chk@plt+0x400d78> │ │ │ │ @ instruction: 0xf5aa9300 │ │ │ │ - bls 6da48c <__read_chk@plt+0x6750b8> │ │ │ │ + bls 6da41c <__read_chk@plt+0x675048> │ │ │ │ andsvs r9, sl, r7, lsl #24 │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ stmdavs r9, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf124681b │ │ │ │ - @ instruction: 0xf8dff945 │ │ │ │ + @ instruction: 0xf8dff8ed │ │ │ │ @ instruction: 0x46801670 │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ andcs r4, r2, r2, lsr #12 │ │ │ │ - ldc2l 1, cr15, [r6], {33} @ 0x21 │ │ │ │ + ldc2l 1, cr15, [lr], #-132 @ 0xffffff7c │ │ │ │ svceq 0x0003f1b8 │ │ │ │ sbchi pc, r1, #0 │ │ │ │ mvnscc pc, #8, 2 │ │ │ │ stmdale r3!, {r1, r2, r3, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ @@ -94372,587 +94344,587 @@ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf50d8136 │ │ │ │ stcls 3, cr4, [r7, #-948] @ 0xfffffc4c │ │ │ │ vcge.s8 d3, d13, d24 │ │ │ │ @ instruction: 0x4628417c │ │ │ │ mrcne 8, 2, r6, cr12, cr11, {0} │ │ │ │ @ instruction: 0xf7a34622 │ │ │ │ - @ instruction: 0xf805ed14 │ │ │ │ + @ instruction: 0xf805ed4c │ │ │ │ stmdavc fp!, {r2, pc} │ │ │ │ @ instruction: 0xf0002b7e │ │ │ │ stmdals r7, {r0, r3, r4, r5, r6, r9, sl, pc} │ │ │ │ - blx feafdb0a <__read_chk@plt+0xfea98736> │ │ │ │ + blx feafda9a <__read_chk@plt+0xfea986c6> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf81a86cf │ │ │ │ - blcs d0724 <__read_chk@plt+0x6b350> │ │ │ │ + blcs d06b4 <__read_chk@plt+0x6b2e0> │ │ │ │ strbhi pc, [r1, r0]! @ │ │ │ │ @ instruction: 0xf0402b7e │ │ │ │ @ instruction: 0xf81a8411 │ │ │ │ - blcs d0730 <__read_chk@plt+0x6b35c> │ │ │ │ + blcs d06c0 <__read_chk@plt+0x6b2ec> │ │ │ │ strhi pc, [ip], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf8d39b27 │ │ │ │ @ instruction: 0xf50d1294 │ │ │ │ - bls 292678 <__read_chk@plt+0x22d2a4> │ │ │ │ + bls 292608 <__read_chk@plt+0x22d234> │ │ │ │ stmdals r1!, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf11c681b │ │ │ │ @ instruction: 0xf000fb47 │ │ │ │ @ instruction: 0xf50dbc08 │ │ │ │ - blls 29228c <__read_chk@plt+0x22ceb8> │ │ │ │ + blls 29221c <__read_chk@plt+0x22ce48> │ │ │ │ ldmdavc fp, {r3, r4, r5, r9, ip, sp} │ │ │ │ - blcs 205b728 <__read_chk@plt+0x1ff6354> │ │ │ │ + blcs 205b6b8 <__read_chk@plt+0x1ff62e4> │ │ │ │ rscscc pc, pc, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xf000920d │ │ │ │ @ instruction: 0xf81a8523 │ │ │ │ stccs 12, cr4, [r0], {32} │ │ │ │ strbhi pc, [r6, #0]! @ │ │ │ │ ldrpl pc, [r4, sp, lsl #10]! │ │ │ │ strbmi pc, [sp, #1293] @ 0x50d @ │ │ │ │ @ instruction: 0x37103510 │ │ │ │ streq pc, [r8], #-421 @ 0xfffffe5b │ │ │ │ vst2.8 {d25,d27}, [pc], r7 │ │ │ │ strtmi r5, [r0], -r0, lsl #5 │ │ │ │ @ instruction: 0xf8072600 │ │ │ │ @ instruction: 0xf7a36c1c │ │ │ │ - @ instruction: 0xf885eccc │ │ │ │ + @ instruction: 0xf885ed04 │ │ │ │ @ instruction: 0xf8156ff8 │ │ │ │ cdpcs 12, 0, cr6, cr0, cr8, {0} │ │ │ │ - ldrhi pc, [pc, #-64] @ c16e4 <__read_chk@plt+0x5c310> │ │ │ │ + ldrhi pc, [pc, #-64] @ c1674 <__read_chk@plt+0x5c2a0> │ │ │ │ @ instruction: 0xf1a59d2d │ │ │ │ @ instruction: 0x46480910 │ │ │ │ - bl ff27f5bc <__read_chk@plt+0xff21a1e8> │ │ │ │ + bl 7f54c <__read_chk@plt+0x1a178> │ │ │ │ strmi r4, [r2], -r9, asr #12 │ │ │ │ @ instruction: 0xf7a24620 │ │ │ │ - smlabtlt r8, r8, ip, lr │ │ │ │ + tstlt r8, r0, lsl #26 │ │ │ │ ldcvs 8, cr15, [r0], {5} │ │ │ │ @ instruction: 0xf11c4620 │ │ │ │ @ instruction: 0x4621fb51 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ msrhi SPSR_fc, #0 │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ @ instruction: 0xf7a346ad │ │ │ │ - @ instruction: 0xf50deca6 │ │ │ │ + @ instruction: 0xf50decde │ │ │ │ tstcc r0, #-1275068414 @ 0xb4000002 │ │ │ │ @ instruction: 0x461a9931 │ │ │ │ tstls r1, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf8013fe4 │ │ │ │ @ instruction: 0xf8023c14 │ │ │ │ @ instruction: 0xf50d3c0c │ │ │ │ stcls 3, cr4, [r1, #-948]! @ 0xfffffc4c │ │ │ │ @ instruction: 0x46213338 │ │ │ │ ldrtmi r4, [r2], -r8, lsr #12 │ │ │ │ @ instruction: 0xf11c681b │ │ │ │ strtmi pc, [r1], -r5, ror #21 │ │ │ │ @ instruction: 0xf7a34628 │ │ │ │ - ldmdblt r0, {r1, r2, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ + ldmdblt r0, {r1, r2, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8039b11 │ │ │ │ stcls 12, cr0, [r1, #-48]! @ 0xffffffd0 │ │ │ │ @ instruction: 0xf7a34628 │ │ │ │ - strtmi lr, [r8], #-2954 @ 0xfffff476 │ │ │ │ + strtmi lr, [r8], #-3010 @ 0xfffff43e │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ @ instruction: 0xf0002b2f │ │ │ │ strtmi r8, [r0], -r2, lsr #11 │ │ │ │ - bl fe0ff648 <__read_chk@plt+0xfe09a274> │ │ │ │ + bl feeff5d8 <__read_chk@plt+0xfee9a204> │ │ │ │ ldmne fp!, {r1, r6, r9, sl, fp, ip} │ │ │ │ @ instruction: 0xf8132801 │ │ │ │ @ instruction: 0xf1a33c1c │ │ │ │ - blx fed82488 <__read_chk@plt+0xfed1d0b4> │ │ │ │ - b 14be5dc <__read_chk@plt+0x1459208> │ │ │ │ + blx fed82418 <__read_chk@plt+0xfed1d044> │ │ │ │ + b 14be56c <__read_chk@plt+0x1459198> │ │ │ │ svclt 0x00081353 │ │ │ │ - blcs ca3d8 <__read_chk@plt+0x65004> │ │ │ │ + blcs ca368 <__read_chk@plt+0x64f94> │ │ │ │ strbhi pc, [r7, #-64]! @ 0xffffffc0 @ │ │ │ │ svceq 0x000af1b8 │ │ │ │ strhi pc, [r5], #64 @ 0x40 │ │ │ │ stmdacs r0, {r2, r4, r5, fp, ip, pc} │ │ │ │ strbhi pc, [r3] @ │ │ │ │ vpadd.i8 d25, d1, d12 │ │ │ │ strtmi r0, [r1], -r1, lsl #4 │ │ │ │ - blcs e5ff8 <__read_chk@plt+0x80c24> │ │ │ │ + blcs e5f88 <__read_chk@plt+0x80bb4> │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ movwls r2, #8961 @ 0x2301 │ │ │ │ movwls r2, #4865 @ 0x1301 │ │ │ │ @ instruction: 0xf7ff4633 │ │ │ │ andcs pc, r0, #87040 @ 0x15400 │ │ │ │ ldrmi r4, [r1], -r0, lsl #13 │ │ │ │ @ instruction: 0xf0734620 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [r4, #64] @ 0x40 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46484631 │ │ │ │ @ instruction: 0xf7a32700 │ │ │ │ - blls c3c934 <__read_chk@plt+0xbd7560> │ │ │ │ + blls c3c9a4 <__read_chk@plt+0xbd75d0> │ │ │ │ @ instruction: 0xf1b89a0d │ │ │ │ @ instruction: 0xf8830f01 │ │ │ │ - blls 2a17f8 <__read_chk@plt+0x23c424> │ │ │ │ + blls 2a1788 <__read_chk@plt+0x23c3b4> │ │ │ │ streq lr, [r2, #-2819] @ 0xfffff4fd │ │ │ │ ldrbhi pc, [r5], r0 @ │ │ │ │ strbmi r9, [r9], -r7, lsl #28 │ │ │ │ strcs r9, [r0], #-2573 @ 0xfffff5f3 │ │ │ │ @ instruction: 0xf7a34630 │ │ │ │ - stmdbls pc!, {r4, r5, sl, fp, sp, lr, pc} @ │ │ │ │ + stmdbls pc!, {r3, r5, r6, sl, fp, sp, lr, pc} @ │ │ │ │ vst2.8 {d25-d26}, [pc :64] │ │ │ │ eorvc r5, ip, r0, lsl #5 │ │ │ │ - stc 7, cr15, [r8], #-652 @ 0xfffffd74 │ │ │ │ + stcl 7, cr15, [r0], #-652 @ 0xfffffd74 │ │ │ │ @ instruction: 0xf88a7833 │ │ │ │ - blcs 20557e4 <__read_chk@plt+0x1ff0410> │ │ │ │ + blcs 2055774 <__read_chk@plt+0x1ff03a0> │ │ │ │ stcge 4, cr15, [r8, #508]! @ 0x1fc │ │ │ │ stmdavc sl, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf82aada3 │ │ │ │ andvc r3, sl, r0, lsr #24 │ │ │ │ stmdbls pc, {r1, r2, r3, r4, r7, r8, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0xf2aaad9b │ │ │ │ ldmdavs sl, {r2, r5, r7, r8, r9, ip, lr} │ │ │ │ - bl 168534 <__read_chk@plt+0x103160> │ │ │ │ + bl 1684c4 <__read_chk@plt+0x1030f0> │ │ │ │ stmdavs fp, {r0, r1, r9, ip} │ │ │ │ @ instruction: 0xf1400718 │ │ │ │ @ instruction: 0xf02382f9 │ │ │ │ andvs r0, fp, r8, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-3050 @ 0xfffff416 │ │ │ │ - blls 659bf0 <__read_chk@plt+0x5f481c> │ │ │ │ + blls 659b80 <__read_chk@plt+0x5f47ac> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blmi ffaeced8 <__read_chk@plt+0xffa87b04> │ │ │ │ + blmi ffaece68 <__read_chk@plt+0xffa87a94> │ │ │ │ str r4, [lr, #1147] @ 0x47b │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r8, fp, ip, pc} │ │ │ │ stcge 4, cr15, [r0, #252] @ 0xfc │ │ │ │ @ instruction: 0x53a4f2aa │ │ │ │ - blls d9b928 <__read_chk@plt+0xd36554> │ │ │ │ + blls d9b8b8 <__read_chk@plt+0xd364e4> │ │ │ │ andne lr, r3, #2048 @ 0x800 │ │ │ │ ldrbeq r6, [ip, -fp, lsl #16] │ │ │ │ sbcshi pc, r4, #64, 2 │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ - blmi ff899900 <__read_chk@plt+0xff83452c> │ │ │ │ + blmi ff899890 <__read_chk@plt+0xff8344bc> │ │ │ │ sbcsvs r4, r3, fp, ror r4 │ │ │ │ ldrbmi lr, [r1], lr, ror #10 │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0x53a4f2a9 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r9, fp, ip, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xf0404293 │ │ │ │ - bmi ff6e2214 <__read_chk@plt+0xff67ce40> │ │ │ │ + bmi ff6e21a4 <__read_chk@plt+0xff67cdd0> │ │ │ │ mvnmi pc, sp, lsl #10 │ │ │ │ @ instruction: 0x310c4bb0 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46408792 │ │ │ │ stclmi 5, cr15, [sp, #52]! @ 0x34 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0x46d18ff0 │ │ │ │ - bls 9fb8a0 <__read_chk@plt+0x9964cc> │ │ │ │ + bls 9fb830 <__read_chk@plt+0x99645c> │ │ │ │ @ instruction: 0x46104613 │ │ │ │ stmiami ip, {r0, r2, r4, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ str r4, [r1, #1144]! @ 0x478 │ │ │ │ ldrbtmi r4, [ip], #-3275 @ 0xfffff335 │ │ │ │ - blls 57af54 <__read_chk@plt+0x515b80> │ │ │ │ + blls 57aee4 <__read_chk@plt+0x515b10> │ │ │ │ @ instruction: 0xf0b06818 │ │ │ │ @ instruction: 0xf2aaffb3 │ │ │ │ stmdacs r0, {r2, r5, r7, r8, r9, ip, lr} │ │ │ │ vceq.i8 d22, d0, d11 │ │ │ │ stmibmi r6, {r0, r1, r4, r5, r8, pc}^ │ │ │ │ vstmiami r7, {s9-s206} │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ ldrbtmi r4, [ip], #-1544 @ 0xfffff9f8 │ │ │ │ ldmdbne sp, {r2, r3, r5, r8, sl, fp, ip, pc}^ │ │ │ │ smlabtcs r2, r5, r9, lr │ │ │ │ ldmne sl, {r1, r5, r9, fp, ip, pc} │ │ │ │ andmi lr, r2, r2, asr #19 │ │ │ │ stmdals r7, {r0, r2, r3, r4, r9, sl, sp, lr, pc} │ │ │ │ - blx 107dddc <__read_chk@plt+0x1018a08> │ │ │ │ + blx 107dd6c <__read_chk@plt+0x1018998> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df80fa │ │ │ │ ldrbtmi r9, [r9], #760 @ 0x2f8 │ │ │ │ @ instruction: 0xf11c9807 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, lr, r0, asr #32 │ │ │ │ stccc 8, cr15, [r0], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs 2062148 <__read_chk@plt+0x1ffcd74> │ │ │ │ + blcs 20620d8 <__read_chk@plt+0x1ffcd04> │ │ │ │ @ instruction: 0xf81ad104 │ │ │ │ - blcs d0a14 <__read_chk@plt+0x6b640> │ │ │ │ + blcs d09a4 <__read_chk@plt+0x6b5d0> │ │ │ │ addhi pc, r6, #0 │ │ │ │ movwcs r9, #2347 @ 0x92b │ │ │ │ eorscs r9, r2, #2031616 @ 0x1f0000 │ │ │ │ ldmdbcc ip, {r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf109230a │ │ │ │ - blls 4fff6c <__read_chk@plt+0x49ab98> │ │ │ │ + blls 4ffefc <__read_chk@plt+0x49ab28> │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ stmib sp, {r1, r2, r3, r5, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf8dd9002 │ │ │ │ ldrbtmi r9, [fp], #-40 @ 0xffffffd8 │ │ │ │ cmncs r4, #0, 6 │ │ │ │ @ instruction: 0x46484619 │ │ │ │ - b fe1ff858 <__read_chk@plt+0xfe19a484> │ │ │ │ + b fefff7e8 <__read_chk@plt+0xfef9a414> │ │ │ │ msrmi SPSR_fs, #-1610612726 @ 0xa000000a │ │ │ │ @ instruction: 0xf8834648 │ │ │ │ @ instruction: 0xf7a3b063 │ │ │ │ - blls 2fc3a4 <__read_chk@plt+0x296fd0> │ │ │ │ + blls 2fc414 <__read_chk@plt+0x297040> │ │ │ │ stmdbne sl!, {r0, r2, sl, lr} │ │ │ │ - bne ff5533e8 <__read_chk@plt+0xff4ee014> │ │ │ │ + bne ff553378 <__read_chk@plt+0xff4edfa4> │ │ │ │ @ instruction: 0xf77f2a00 │ │ │ │ stccs 13, cr10, [r0], {147} @ 0x93 │ │ │ │ @ instruction: 0xf5aad034 │ │ │ │ @ instruction: 0x93267305 │ │ │ │ - blcs dfa64 <__read_chk@plt+0x7a690> │ │ │ │ + blcs df9f4 <__read_chk@plt+0x7a620> │ │ │ │ orrhi pc, r8, r0 │ │ │ │ ldmdbls sp, {r0, r1, r5, r6, r8, r9, sl, fp, ip} │ │ │ │ vpmin.s8 d1, d29, d11 │ │ │ │ - blcs 491bf8 <__read_chk@plt+0x42c824> │ │ │ │ + blcs 491b88 <__read_chk@plt+0x42c7b4> │ │ │ │ andeq pc, r2, #79 @ 0x4f │ │ │ │ movwcs fp, #65464 @ 0xffb8 │ │ │ │ stmdbcc r8!, {r9, ip, pc}^ │ │ │ │ @ instruction: 0xf1092232 │ │ │ │ - blls a7ff00 <__read_chk@plt+0xa1ab2c> │ │ │ │ - blcs dfa8c <__read_chk@plt+0x7a6b8> │ │ │ │ + blls a7fe90 <__read_chk@plt+0xa1aabc> │ │ │ │ + blcs dfa1c <__read_chk@plt+0x7a648> │ │ │ │ ldrbthi pc, [r5], r0 @ │ │ │ │ - bmi fe5d4874 <__read_chk@plt+0xfe56f4a0> │ │ │ │ + bmi fe5d4804 <__read_chk@plt+0xfe56f430> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ - blmi fe5a6634 <__read_chk@plt+0xfe541260> │ │ │ │ + blmi fe5a65c4 <__read_chk@plt+0xfe5411f0> │ │ │ │ ldrbtmi r9, [fp], #-3083 @ 0xfffff3f5 │ │ │ │ cmncs r4, #0, 6 │ │ │ │ andeq lr, r2, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7a34620 │ │ │ │ - @ instruction: 0xf5aaea48 │ │ │ │ + @ instruction: 0xf5aaea80 │ │ │ │ strtmi r6, [r0], -r1, lsl #7 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - b dff8e0 <__read_chk@plt+0xd9a50c> │ │ │ │ + b 1bff870 <__read_chk@plt+0x1b9a49c> │ │ │ │ strmi r4, [r5], #-1540 @ 0xfffff9fc │ │ │ │ - bne ffc2867c <__read_chk@plt+0xffbc32a8> │ │ │ │ + bne ffc2860c <__read_chk@plt+0xffbc3238> │ │ │ │ @ instruction: 0xf77f2d00 │ │ │ │ svccs 0x0000ad57 │ │ │ │ msrhi CPSR_f, r0, asr #32 │ │ │ │ - bls 2e86b0 <__read_chk@plt+0x2832dc> │ │ │ │ + bls 2e8640 <__read_chk@plt+0x28326c> │ │ │ │ strbmi r4, [fp], #-1075 @ 0xfffffbcd │ │ │ │ addsmi r4, r3, #587202560 @ 0x23000000 │ │ │ │ stclge 7, cr15, [ip, #-508] @ 0xfffffe04 │ │ │ │ rsbcs r9, r3, #576 @ 0x240 │ │ │ │ strtmi r4, [r8], -r0, lsl #19 │ │ │ │ @ instruction: 0xf7a34479 │ │ │ │ - @ instruction: 0xf2aaeb14 │ │ │ │ + vqdmull.s32 q7, d10, d12[0] │ │ │ │ @ instruction: 0x46285334 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - b 5ff920 <__read_chk@plt+0x59a54c> │ │ │ │ - bls 2c81ac <__read_chk@plt+0x262dd8> │ │ │ │ + b 13ff8b0 <__read_chk@plt+0x139a4dc> │ │ │ │ + bls 2c813c <__read_chk@plt+0x262d68> │ │ │ │ strbmi r4, [sp], #-1077 @ 0xfffffbcb │ │ │ │ - bne fe787f4c <__read_chk@plt+0xfe722b78> │ │ │ │ + bne fe787edc <__read_chk@plt+0xfe722b08> │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ orrlt sl, r4, #3392 @ 0xd40 │ │ │ │ strvc pc, [r5], -sl, lsr #11 │ │ │ │ - bcs dfb78 <__read_chk@plt+0x7a7a4> │ │ │ │ + bcs dfb08 <__read_chk@plt+0x7a734> │ │ │ │ teqphi r2, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdbls sp, {r0, r2, sl, fp, ip, sp} │ │ │ │ andcs r1, r2, #929792 @ 0xe3000 │ │ │ │ andls r2, r0, #10240 @ 0x2800 │ │ │ │ movwcs fp, #44984 @ 0xafb8 │ │ │ │ stmdbcc r8!, {r1, r4, r5, r9, sp}^ │ │ │ │ rsbsmi pc, ip, sp, lsl #4 │ │ │ │ @ instruction: 0xf8def109 │ │ │ │ - blcs dfba0 <__read_chk@plt+0x7a7cc> │ │ │ │ + blcs dfb30 <__read_chk@plt+0x7a75c> │ │ │ │ strthi pc, [r7], r0 │ │ │ │ - bmi 1b94884 <__read_chk@plt+0x1b2f4b0> │ │ │ │ + bmi 1b94814 <__read_chk@plt+0x1b2f440> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ - blmi 1b666e8 <__read_chk@plt+0x1b01314> │ │ │ │ + blmi 1b66678 <__read_chk@plt+0x1b012a4> │ │ │ │ ldrbtmi r9, [fp], #-3083 @ 0xfffff3f5 │ │ │ │ cmncs r4, #0, 6 │ │ │ │ andeq lr, r2, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7a34620 │ │ │ │ - @ instruction: 0xf5aae9ee │ │ │ │ + @ instruction: 0xf5aaea26 │ │ │ │ strtmi r6, [r0], -r1, lsl #7 │ │ │ │ rsblt pc, r3, r3, lsl #17 │ │ │ │ - ldmib sl, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 2d2b20 <__read_chk@plt+0x26d74c> │ │ │ │ - blls 5886c4 <__read_chk@plt+0x5232f0> │ │ │ │ + b 57f924 <__read_chk@plt+0x51a550> │ │ │ │ + blls 2d2ab0 <__read_chk@plt+0x26d6dc> │ │ │ │ + blls 588654 <__read_chk@plt+0x523280> │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xf77f2d00 │ │ │ │ stccs 12, cr10, [r2, #-1004] @ 0xfffffc14 │ │ │ │ tstphi r2, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ vadd.f32 d18, d0, d4 │ │ │ │ stccs 1, cr8, [r7, #-260] @ 0xfffffefc │ │ │ │ @ instruction: 0x81b8f240 │ │ │ │ vadd.f32 d2, d0, d10 │ │ │ │ - blmi 16a2b9c <__read_chk@plt+0x163d7c8> │ │ │ │ + blmi 16a2b2c <__read_chk@plt+0x163d758> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - blmi 167aee4 <__read_chk@plt+0x1615b10> │ │ │ │ + blmi 167ae74 <__read_chk@plt+0x1615aa0> │ │ │ │ ldrls r2, [r3], -fp, lsl #12 │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - blmi 15fad1c <__read_chk@plt+0x1595948> │ │ │ │ + blmi 15facac <__read_chk@plt+0x15958d8> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ tstls r3, #15360 @ 0x3c00 │ │ │ │ strbt r4, [lr], #-1566 @ 0xfffff9e2 │ │ │ │ ldrbtmi r4, [r8], #-2129 @ 0xfffff7af │ │ │ │ - blmi 153ad84 <__read_chk@plt+0x14d59b0> │ │ │ │ + blmi 153ad14 <__read_chk@plt+0x14d5940> │ │ │ │ ldrt r4, [r6], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r4, [r8], #-2128 @ 0xfffff7b0 │ │ │ │ @ instruction: 0xf8dfe723 │ │ │ │ ldrbtmi r9, [r9], #320 @ 0x140 │ │ │ │ - blls 7fb780 <__read_chk@plt+0x7963ac> │ │ │ │ + blls 7fb710 <__read_chk@plt+0x79633c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 86207c <__read_chk@plt+0x7fcca8> │ │ │ │ + blls 86200c <__read_chk@plt+0x7fcc38> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdbmi fp, {r1, r4, r5, r8, pc}^ │ │ │ │ ldmdals ip, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7a24479 │ │ │ │ - blmi 133d9d4 <__read_chk@plt+0x12d8600> │ │ │ │ - bls ad3394 <__read_chk@plt+0xa6dfc0> │ │ │ │ + blmi 133da44 <__read_chk@plt+0x12d8670> │ │ │ │ + bls ad3324 <__read_chk@plt+0xa6df50> │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ ldrmi r9, [r8], -sp, lsl #6 │ │ │ │ @ instruction: 0xf8cef7e2 │ │ │ │ @ instruction: 0xf8929a27 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ str r3, [r5], #-244 @ 0xffffff0c │ │ │ │ ldrbtmi r4, [sl], #-2625 @ 0xfffff5bf │ │ │ │ @ instruction: 0x46144611 │ │ │ │ @ instruction: 0xe6cd4610 │ │ │ │ - ldrsbteq sp, [r5], -r2 │ │ │ │ + eorseq sp, r5, r2, asr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r5, r8, lsr #17 │ │ │ │ + eorseq sp, r5, r8, lsl r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq ip, fp, r4, asr #9 │ │ │ │ - @ instruction: 0x001922be │ │ │ │ - andseq fp, r9, r8, ror r2 │ │ │ │ - andseq r9, r9, r8, asr #31 │ │ │ │ - andseq fp, r9, ip, asr #4 │ │ │ │ + eorseq ip, fp, r4, lsr r5 │ │ │ │ + @ instruction: 0x001921d2 │ │ │ │ + andseq fp, r9, ip, lsl #3 │ │ │ │ + @ instruction: 0x00199edc │ │ │ │ + andseq fp, r9, r0, ror #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r2, r9, ip, asr #4 │ │ │ │ - andseq fp, r9, sl, lsl #4 │ │ │ │ - eorseq ip, fp, ip, asr r3 │ │ │ │ - eoreq sl, lr, ip, asr #14 │ │ │ │ - strdeq sl, [lr], -r4 @ │ │ │ │ - ldrhteq ip, [fp], -sl │ │ │ │ - eoreq sl, lr, r4, lsl #12 │ │ │ │ - andseq sl, pc, lr, asr #28 │ │ │ │ - eoreq lr, ip, lr, asr #25 │ │ │ │ - eoreq sl, lr, ip, asr #11 │ │ │ │ - andseq sl, r9, ip, ror pc │ │ │ │ - @ instruction: 0x0019aff0 │ │ │ │ - eoreq sl, lr, r2, lsl r5 │ │ │ │ - strdeq sl, [lr], -lr @ │ │ │ │ - ldrdeq lr, [sp], -r6 @ │ │ │ │ - andseq sl, r9, r0, asr pc │ │ │ │ - andseq r3, r9, sl, lsl #12 │ │ │ │ - andseq r5, sl, ip, lsr #30 │ │ │ │ - @ instruction: 0x0019aefe │ │ │ │ - andseq lr, r9, ip, ror #4 │ │ │ │ - ldrsbteq fp, [fp], -ip │ │ │ │ - @ instruction: 0x00188cf0 │ │ │ │ - andseq sl, r9, r4, ror lr │ │ │ │ - @ instruction: 0x00188cf0 │ │ │ │ - andseq sl, r9, r0, ror lr │ │ │ │ - andseq sl, r9, r2, lsr lr │ │ │ │ - andseq sl, r9, r6, lsl fp │ │ │ │ - mulseq r9, r0, sl │ │ │ │ - @ instruction: 0x0019aad4 │ │ │ │ - eorseq ip, r5, r8, lsl #31 │ │ │ │ - eoreq sl, lr, r8, lsl r0 │ │ │ │ - eoreq pc, r9, r6, lsl #29 │ │ │ │ - andseq r8, r8, r4, ror #17 │ │ │ │ - @ instruction: 0x001888d6 │ │ │ │ - @ instruction: 0x001888d6 │ │ │ │ - eoreq r9, lr, sl, asr #31 │ │ │ │ - andseq sl, r9, r2, lsl sl │ │ │ │ - ldrheq r3, [r9], -r0 │ │ │ │ - @ instruction: 0x001a59d2 │ │ │ │ - andseq sl, r9, lr, lsr #19 │ │ │ │ - andseq sl, r9, ip, ror #18 │ │ │ │ - @ instruction: 0x00192ffc │ │ │ │ - andseq r5, sl, lr, lsl r9 │ │ │ │ - @ instruction: 0x0019a8fa │ │ │ │ - andseq pc, fp, r8, lsl #11 │ │ │ │ - andseq sl, r9, r4, lsl r8 │ │ │ │ - strdeq r9, [lr], -r8 @ │ │ │ │ - andseq sl, r9, sl, lsl #16 │ │ │ │ - @ instruction: 0x0019a7d8 │ │ │ │ - ldrdeq r9, [lr], -lr @ │ │ │ │ - eoreq pc, r9, sl, asr #24 │ │ │ │ - andseq sl, r9, ip, asr #17 │ │ │ │ + andseq r2, r9, r0, ror #2 │ │ │ │ + andseq fp, r9, lr, lsl r1 │ │ │ │ + eorseq ip, fp, ip, asr #7 │ │ │ │ + eoreq sl, lr, r0, asr r6 │ │ │ │ + strdeq sl, [lr], -r8 @ │ │ │ │ + eorseq ip, fp, sl, lsr #6 │ │ │ │ + eoreq sl, lr, r8, lsl #10 │ │ │ │ + andseq sl, pc, r2, ror #26 │ │ │ │ + eoreq lr, ip, r2, ror #23 │ │ │ │ + ldrdeq sl, [lr], -r0 @ │ │ │ │ + mulseq r9, r0, lr │ │ │ │ + andseq sl, r9, r4, lsl #30 │ │ │ │ + eoreq sl, lr, r6, lsl r4 │ │ │ │ + eoreq sl, lr, r2, lsl #8 │ │ │ │ + eoreq sp, sp, sl, ror #31 │ │ │ │ + andseq sl, r9, r4, ror #28 │ │ │ │ + andseq r3, r9, lr, lsl r5 │ │ │ │ + andseq r5, sl, r0, asr #28 │ │ │ │ + andseq sl, r9, r2, lsl lr │ │ │ │ + andseq lr, r9, r0, lsl #3 │ │ │ │ + eorseq ip, fp, ip, asr #32 │ │ │ │ + andseq r8, r8, r8, lsr ip │ │ │ │ + andseq sl, r9, r8, lsl #27 │ │ │ │ + andseq r8, r8, r8, lsr ip │ │ │ │ + andseq sl, r9, r4, lsl #27 │ │ │ │ + andseq sl, r9, r6, asr #26 │ │ │ │ + andseq sl, r9, sl, lsr #20 │ │ │ │ + andseq sl, r9, r4, lsr #19 │ │ │ │ + andseq sl, r9, r8, ror #19 │ │ │ │ + ldrshteq ip, [r5], -r8 │ │ │ │ + eoreq r9, lr, ip, lsl pc │ │ │ │ + mlaeq r9, sl, sp, pc @ │ │ │ │ + andseq r8, r8, ip, lsr #16 │ │ │ │ + andseq r8, r8, lr, lsl r8 │ │ │ │ + andseq r8, r8, lr, lsl r8 │ │ │ │ + eoreq r9, lr, lr, asr #29 │ │ │ │ + andseq sl, r9, r6, lsr #18 │ │ │ │ + andseq r2, r9, r4, asr #31 │ │ │ │ + andseq r5, sl, r6, ror #17 │ │ │ │ + andseq sl, r9, r2, asr #17 │ │ │ │ + andseq sl, r9, r0, lsl #17 │ │ │ │ + andseq r2, r9, r0, lsl pc │ │ │ │ + andseq r5, sl, r2, lsr r8 │ │ │ │ + andseq sl, r9, lr, lsl #16 │ │ │ │ + mulseq fp, ip, r4 │ │ │ │ + andseq sl, r9, r8, lsr #14 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ + andseq sl, r9, lr, lsl r7 │ │ │ │ + andseq sl, r9, ip, ror #13 │ │ │ │ + eoreq r9, lr, r2, ror #25 │ │ │ │ + eoreq pc, r9, lr, asr fp @ │ │ │ │ + andseq sl, r9, r0, ror #15 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - mlaeq lr, r2, sp, r9 │ │ │ │ + mlaeq lr, r6, ip, r9 │ │ │ │ svcls 0x000c1b7b │ │ │ │ stmdals r9!, {r1, r2, r3, r8, r9, fp, sp} │ │ │ │ movwcs fp, #61368 @ 0xefb8 │ │ │ │ strcs r4, [r0, #-1593] @ 0xfffff9c7 │ │ │ │ strls r2, [r0, #-612] @ 0xfffffd9c │ │ │ │ @ instruction: 0xffdef108 │ │ │ │ adcsmi r4, r8, #1048576 @ 0x100000 │ │ │ │ rsbcs sp, r3, #7 │ │ │ │ @ instruction: 0xf7a34638 │ │ │ │ - @ instruction: 0xf5aae9e8 │ │ │ │ + @ instruction: 0xf5aaea20 │ │ │ │ @ instruction: 0xf883639a │ │ │ │ stmdals ip, {r0, r1, r5, r6, ip, lr} │ │ │ │ - stmia r8!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r0!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movweq lr, #2824 @ 0xb08 │ │ │ │ tstls r1, #7340032 @ 0x700000 │ │ │ │ stmdbls fp!, {r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ ldmdals pc, {r8, r9, sp} @ │ │ │ │ movwls r2, #562 @ 0x232 │ │ │ │ tstcs lr, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xffc2f108 │ │ │ │ - bllt fed7fd08 <__read_chk@plt+0xfed1a934> │ │ │ │ - blcc b0008c <__read_chk@plt+0xa9acb8> │ │ │ │ + bllt fed7fc98 <__read_chk@plt+0xfed1a8c4> │ │ │ │ + blcc b0001c <__read_chk@plt+0xa9ac48> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ pkhbt r4, r9, sl, lsl #12 │ │ │ │ - blcc 900098 <__read_chk@plt+0x89acc4> │ │ │ │ + blcc 900028 <__read_chk@plt+0x89ac54> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ @ instruction: 0xe6dd461a │ │ │ │ - blcc 7000a4 <__read_chk@plt+0x69acd0> │ │ │ │ + blcc 700034 <__read_chk@plt+0x69ac60> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - bllt ffcffd2c <__read_chk@plt+0xffc9a958> │ │ │ │ + bllt ffcffcbc <__read_chk@plt+0xffc9a8e8> │ │ │ │ @ instruction: 0xf5029a30 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ stmdbcs r0, {r2, r3, r4, r5, r6, r8, r9, ip} │ │ │ │ movwls sp, #32871 @ 0x8067 │ │ │ │ msreq CPSR_, #1073741866 @ 0x4000002a │ │ │ │ vmin.s8 d20, d1, d8 │ │ │ │ tstls pc, #268435456 @ 0x10000000 │ │ │ │ - stmib lr!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8899b08 │ │ │ │ @ instruction: 0xf7ff4fe0 │ │ │ │ - blls 8707e0 <__read_chk@plt+0x80b40c> │ │ │ │ + blls 870770 <__read_chk@plt+0x80b39c> │ │ │ │ ldmiblt r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andvc pc, r5, #708837376 @ 0x2a400000 │ │ │ │ @ instruction: 0xf7ff7015 │ │ │ │ @ instruction: 0xf8dfbad4 │ │ │ │ ldrbtmi r0, [r8], #-2776 @ 0xfffff528 │ │ │ │ @ instruction: 0xf8dfe61d │ │ │ │ ldrbtmi r1, [r9], #-2772 @ 0xfffff52c │ │ │ │ smlabtne r2, r2, r9, lr │ │ │ │ smlabtne r2, r3, r9, lr │ │ │ │ - blls bbada4 <__read_chk@plt+0xb559d0> │ │ │ │ + blls bbad34 <__read_chk@plt+0xb55960> │ │ │ │ eoreq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xff56f127 │ │ │ │ + cdp2 1, 15, cr15, cr14, cr7, {1} │ │ │ │ movwcs lr, #5553 @ 0x15b1 │ │ │ │ @ instruction: 0x93259120 │ │ │ │ stmdblt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorls r9, r0, #1342177282 @ 0x50000002 │ │ │ │ stmdblt r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andls r2, r8, #-1879048188 @ 0x90000004 │ │ │ │ - blt ff1ffda4 <__read_chk@plt+0xff19a9d0> │ │ │ │ - bcc fe900128 <__read_chk@plt+0xfe89ad54> │ │ │ │ + blt ff1ffd34 <__read_chk@plt+0xff19a960> │ │ │ │ + bcc fe9000b8 <__read_chk@plt+0xfe89ace4> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - bllt fec7fdb0 <__read_chk@plt+0xfec1a9dc> │ │ │ │ + bllt fec7fd40 <__read_chk@plt+0xfec1a96c> │ │ │ │ @ instruction: 0xf04f992c │ │ │ │ andsls r3, r4, #-268435441 @ 0xf000000f │ │ │ │ - bls 555f48 <__read_chk@plt+0x4f0b74> │ │ │ │ + bls 555ed8 <__read_chk@plt+0x4f0b04> │ │ │ │ @ instruction: 0xf06f9222 │ │ │ │ eorls r0, ip, #-268435456 @ 0xf0000000 │ │ │ │ - blt 143fdc8 <__read_chk@plt+0x13da9f4> │ │ │ │ - bcs e8650 <__read_chk@plt+0x8327c> │ │ │ │ + blt 143fd58 <__read_chk@plt+0x13da984> │ │ │ │ + bcs e85e0 <__read_chk@plt+0x8320c> │ │ │ │ stmdbge ip!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ - bcs e8620 <__read_chk@plt+0x8324c> │ │ │ │ + bcs e85b0 <__read_chk@plt+0x831dc> │ │ │ │ stmdbge sp!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff2204 │ │ │ │ @ instruction: 0xf8dfb969 │ │ │ │ andcs r1, r5, #108, 20 @ 0x6c000 │ │ │ │ ldrbtmi r9, [r9], #-2078 @ 0xfffff7e2 │ │ │ │ - cdp 7, 5, cr15, cr14, cr2, {5} │ │ │ │ - bcc 1900170 <__read_chk@plt+0x189ad9c> │ │ │ │ + cdp 7, 9, cr15, cr6, cr2, {5} │ │ │ │ + bcc 1900100 <__read_chk@plt+0x189ad2c> │ │ │ │ strb r4, [sl], r1, lsl #12 │ │ │ │ - bne 1800178 <__read_chk@plt+0x179ada4> │ │ │ │ + bne 1800108 <__read_chk@plt+0x179ad34> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a24479 │ │ │ │ - @ instruction: 0xf8dfee54 │ │ │ │ + @ instruction: 0xf8dfee8c │ │ │ │ @ instruction: 0x46013a54 │ │ │ │ andcs lr, r1, #200278016 @ 0xbf00000 │ │ │ │ @ instruction: 0xf50d9238 │ │ │ │ andsls r6, pc, #-536870900 @ 0xe000000c │ │ │ │ @ instruction: 0xf829227e │ │ │ │ @ instruction: 0xf7ff2c20 │ │ │ │ @ instruction: 0xf50dba3f │ │ │ │ vst3.32 {d20-d22}, [pc :128]! │ │ │ │ ldrcc r5, [r0], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xf1a49411 │ │ │ │ ldrtmi r0, [r0], -ip, lsl #12 │ │ │ │ - ldmdb sl!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stccc 8, cr15, [r0], #-104 @ 0xffffff98 │ │ │ │ svcpl 0x00f4f884 │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs 2062a68 <__read_chk@plt+0x1ffd694> │ │ │ │ + blcs 20629f8 <__read_chk@plt+0x1ffd624> │ │ │ │ @ instruction: 0xf81ad104 │ │ │ │ stccs 12, cr5, [r0, #-124] @ 0xffffff84 │ │ │ │ orrshi pc, r7, #0 │ │ │ │ vst2.8 {d25,d27}, [pc :64] │ │ │ │ strtmi r5, [r0], -r0, lsl #5 │ │ │ │ - stmdb r4!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ - bls c11dfc <__read_chk@plt+0xbaca28> │ │ │ │ + bls c11d8c <__read_chk@plt+0xbac9b8> │ │ │ │ @ instruction: 0xf8022300 │ │ │ │ str r3, [r4], #3088 @ 0xc10 │ │ │ │ @ instruction: 0xf043990f │ │ │ │ andvs r0, fp, r4, lsl #6 │ │ │ │ stmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ sbcsvs r4, r3, fp, ror r4 │ │ │ │ - blt fe6ffe84 <__read_chk@plt+0xfe69aab0> │ │ │ │ + blt fe6ffe14 <__read_chk@plt+0xfe69aa40> │ │ │ │ @ instruction: 0xf043990f │ │ │ │ andvs r0, fp, r8, lsl #6 │ │ │ │ ldmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ sbcsvs r4, r3, fp, ror r4 │ │ │ │ - blt fe47fe98 <__read_chk@plt+0xfe41aac4> │ │ │ │ + blt fe47fe28 <__read_chk@plt+0xfe41aa54> │ │ │ │ stmibcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ - bllt dffea4 <__read_chk@plt+0xd9aad0> │ │ │ │ + bllt dffe34 <__read_chk@plt+0xd9aa60> │ │ │ │ stmibeq r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrb r4, [lr, #-1144]! @ 0xfffffb88 │ │ │ │ - blcs e8afc <__read_chk@plt+0x83728> │ │ │ │ + blcs e8a8c <__read_chk@plt+0x836b8> │ │ │ │ movwhi pc, #36928 @ 0x9040 @ │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r9, [fp], #-2578 @ 0xfffff5ee │ │ │ │ strtcs pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - cdp2 1, 7, cr15, cr14, cr5, {1} │ │ │ │ - blt 1dffecc <__read_chk@plt+0x1d9aaf8> │ │ │ │ + cdp2 1, 2, cr15, cr6, cr5, {1} │ │ │ │ + blt 1dffe5c <__read_chk@plt+0x1d9aa88> │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ teqcc r8, #28672 @ 0x7000 │ │ │ │ stmdals r1!, {r0, r1, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf11b681b │ │ │ │ - blls c81bd8 <__read_chk@plt+0xc1c804> │ │ │ │ + blls c81b68 <__read_chk@plt+0xc1c794> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079220f6 │ │ │ │ andcs fp, r1, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xf8d3d408 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ - bcc cacf4 <__read_chk@plt+0x65920> │ │ │ │ + bcc cac84 <__read_chk@plt+0x658b0> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ stmdals r1!, {r0, r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ msreq CPSR_f, r3, lsr #3 │ │ │ │ - stc2 1, cr15, [r8], #-136 @ 0xffffff78 │ │ │ │ + blx ff4fe32e <__read_chk@plt+0xff498f5a> │ │ │ │ @ instruction: 0xf5aab378 │ │ │ │ ldmdavs fp, {r0, r2, r4, r5, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 662e84 <__read_chk@plt+0x5fdab0> │ │ │ │ + blls 662e14 <__read_chk@plt+0x5fda40> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8229 │ │ │ │ ldrbtmi r3, [fp], #-2376 @ 0xfffff6b8 │ │ │ │ movweq lr, #6605 @ 0x19cd │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ @ instruction: 0x9c0e3940 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ - svc 0x00c4f7a2 │ │ │ │ + svc 0x00fcf7a2 │ │ │ │ rsbvc pc, r9, #713031680 @ 0x2a800000 │ │ │ │ cmncs lr, r0, lsl #6 │ │ │ │ @ instruction: 0xf8824620 │ │ │ │ @ instruction: 0xf50d318f │ │ │ │ subscc r4, r0, #-805306354 @ 0xd000000e │ │ │ │ addseq r6, r2, r2, lsl r8 │ │ │ │ andeq pc, r8, #2 │ │ │ │ ldrmi r9, [sl], -r0, lsl #4 │ │ │ │ @ instruction: 0xf83af01e │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ - blls cec7fc <__read_chk@plt+0xc87428> │ │ │ │ + blls cec78c <__read_chk@plt+0xc873b8> │ │ │ │ @ instruction: 0xf50346d1 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xb128037c │ │ │ │ @ instruction: 0xf10e9921 │ │ │ │ stmdacs r0, {r0, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrthi pc, [fp], #-0 @ │ │ │ │ tstcs r0, r1, lsr #16 │ │ │ │ @@ -94961,81 +94933,81 @@ │ │ │ │ @ instruction: 0xf50dd175 │ │ │ │ cmpcc r0, #-1275068413 @ 0xb4000003 │ │ │ │ addseq r6, ip, fp, lsl r8 │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0xf0043350 │ │ │ │ ldmdavs fp, {r3, sl} │ │ │ │ @ instruction: 0xf100075b │ │ │ │ - blls 7e2e90 <__read_chk@plt+0x77dabc> │ │ │ │ + blls 7e2e20 <__read_chk@plt+0x77da4c> │ │ │ │ cmnle r4, r0, lsl #22 │ │ │ │ ldrtmi r9, [r0], -r7, lsl #28 │ │ │ │ - svc 0x007af7a2 │ │ │ │ + svc 0x00b2f7a2 │ │ │ │ ldmne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ ldrbtmi r9, [r9], #-2076 @ 0xfffff7e4 │ │ │ │ - stcl 7, cr15, [sl, #-648]! @ 0xfffffd78 │ │ │ │ + stc 7, cr15, [r2, #648]! @ 0x288 │ │ │ │ vmla.f32 d18, d0, d4 │ │ │ │ @ instruction: 0xf8df8407 │ │ │ │ ldccc 8, cr2, [r4, #-640] @ 0xfffffd80 │ │ │ │ ldrbtmi r4, [sl], #-1587 @ 0xfffff9cd │ │ │ │ movwls r4, #29739 @ 0x742b │ │ │ │ vstrls d9, [lr, #-28] @ 0xffffffe4 │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ - svc 0x0068f7a2 │ │ │ │ + svc 0x00a0f7a2 │ │ │ │ andcs r9, r0, #47104 @ 0xb800 │ │ │ │ ldmdavs fp, {r3, r5, r9, sl, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addne pc, r0, #13828096 @ 0xd30000 │ │ │ │ msrvc SPSR_fc, #708837376 @ 0x2a400000 │ │ │ │ orrcs pc, pc, r3, lsl #17 │ │ │ │ stmiavs r9, {r3, r4, r5, r6, r8, r9, sp}^ │ │ │ │ strcs lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ ldmdacs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #585 @ 0x249 │ │ │ │ ldrbtmi r2, [sl], #-865 @ 0xfffffc9f │ │ │ │ adcvc pc, r4, #536870912 @ 0x20000000 │ │ │ │ - blx ffd7e0ac <__read_chk@plt+0xffd18cd8> │ │ │ │ + blx ffd7e03c <__read_chk@plt+0xffd18c68> │ │ │ │ @ instruction: 0xf0002861 │ │ │ │ stmdacs pc!, {r0, r1, r3, r4, r6, r7, r8, r9, pc}^ @ │ │ │ │ mcrrge 4, 7, pc, ip, cr15 @ │ │ │ │ tstlt sl, pc, lsl #20 │ │ │ │ @ instruction: 0xf0436813 │ │ │ │ andsvs r0, r3, r1, lsl #6 │ │ │ │ andcs r9, r0, #2162688 @ 0x210000 │ │ │ │ @ instruction: 0xf11e2300 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfda15 │ │ │ │ ldrbtmi r1, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stc 7, cr15, [r0, #-648]! @ 0xfffffd78 │ │ │ │ + ldcl 7, cr15, [r8, #-648] @ 0xfffffd78 │ │ │ │ @ instruction: 0xf7a34604 │ │ │ │ - stmdavs r0, {r4, fp, sp, lr, pc} │ │ │ │ - blx fee7e4ea <__read_chk@plt+0xfee19116> │ │ │ │ + stmdavs r0, {r3, r6, fp, sp, lr, pc} │ │ │ │ + blx fee7e47a <__read_chk@plt+0xfee190a6> │ │ │ │ andls r9, r0, #135168 @ 0x21000 │ │ │ │ andls r2, r1, r5, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ @ instruction: 0xf1004610 │ │ │ │ - blls 580548 <__read_chk@plt+0x51b174> │ │ │ │ + blls 5804d8 <__read_chk@plt+0x51b104> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stcls 12, cr10, [r1], #-156 @ 0xffffff64 │ │ │ │ ldmdavs r8, {r9, sl, sp} │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0b04621 │ │ │ │ strtmi pc, [r1], -r7, asr #22 │ │ │ │ strbmi pc, [sp], #1293 @ 0x50d @ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf1a43410 │ │ │ │ strtmi r0, [r8], -r8, lsl #10 │ │ │ │ - svc 0x00faf7a2 │ │ │ │ + ldmda r2!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -pc, lsr #2 │ │ │ │ svcvs 0x00f8f884 │ │ │ │ - ldmda r8!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r0!, {r0, r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andvc r8, r6, r4, lsl r1 │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfac05 │ │ │ │ @ instruction: 0x462937b4 │ │ │ │ ldrbtmi r4, [fp], #-1586 @ 0xfffff9ce │ │ │ │ @@ -95044,316 +95016,316 @@ │ │ │ │ @ instruction: 0xf7fffb23 │ │ │ │ @ instruction: 0x4620bbf9 │ │ │ │ vmin.s8 d20, d1, d17 │ │ │ │ @ instruction: 0xf0630201 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ msrhi CPSR_fsx, r0 │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ - @ instruction: 0x4631eedc │ │ │ │ + shadd16mi lr, r1, r4 │ │ │ │ addpl pc, r0, #192, 10 @ 0x30000000 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ - @ instruction: 0x9c07eb6e │ │ │ │ + @ instruction: 0x9c07eba6 │ │ │ │ movwcs r9, #2605 @ 0xa2d │ │ │ │ @ instruction: 0xf8824620 │ │ │ │ @ instruction: 0xf11b3ff0 │ │ │ │ - bls 441aac <__read_chk@plt+0x3dc6d8> │ │ │ │ + bls 441a3c <__read_chk@plt+0x3dc668> │ │ │ │ stmiane r5!, {r1, r4, r5, ip, pc} │ │ │ │ - bllt fe30012c <__read_chk@plt+0xfe29ad58> │ │ │ │ + bllt fe3000bc <__read_chk@plt+0xfe29ace8> │ │ │ │ ldmdavc r2, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002a2f │ │ │ │ - bcs e27bc <__read_chk@plt+0x7d3e8> │ │ │ │ - bge ff77f33c <__read_chk@plt+0xff719f68> │ │ │ │ + bcs e274c <__read_chk@plt+0x7d378> │ │ │ │ + bge ff77f2cc <__read_chk@plt+0xff719ef8> │ │ │ │ strcs r9, [r0], #-2823 @ 0xfffff4f9 │ │ │ │ ldcls 0, cr7, [r1, #-112]! @ 0xffffff90 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ cmncs lr, #770048 @ 0xbc000 │ │ │ │ @ instruction: 0xf825981f │ │ │ │ @ instruction: 0xf7a23c14 │ │ │ │ - @ instruction: 0xf88aefaa │ │ │ │ + @ instruction: 0xf88aefe2 │ │ │ │ @ instruction: 0xf7ff4fe0 │ │ │ │ strtmi fp, [r0], -r9, asr #21 │ │ │ │ mcr2 1, 2, pc, cr0, cr11, {0} @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ cdpls 1, 2, cr8, cr13, cr8, {5} │ │ │ │ ldmdbeq r0, {r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ - strbmi lr, [r9], -r2, lsr #29 │ │ │ │ + @ instruction: 0x4649eeda │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ - svc 0x00a2f7a1 │ │ │ │ + svc 0x00daf7a1 │ │ │ │ stccc 8, cr15, [r8], {21} │ │ │ │ andcs fp, r0, #16, 2 │ │ │ │ ldccs 8, cr15, [r0], {6} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0x4620aad5 │ │ │ │ ldc2l 1, cr15, [lr], {28} │ │ │ │ stmdacs r0, {r0, r3, r4, r5, ip, pc} │ │ │ │ - bge ff47f2a0 <__read_chk@plt+0xff419ecc> │ │ │ │ + bge ff47f230 <__read_chk@plt+0xff419e5c> │ │ │ │ strmi pc, [sp, #1293]! @ 0x50d │ │ │ │ ldrcc r4, [r0, #-1537] @ 0xfffff9ff │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ streq pc, [ip], -r5, lsr #3 │ │ │ │ @ instruction: 0x46309511 │ │ │ │ - svc 0x0078f7a2 │ │ │ │ + svc 0x00b0f7a2 │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ @ instruction: 0xf8850200 │ │ │ │ @ instruction: 0xf11b2ff4 │ │ │ │ - blls f41a08 <__read_chk@plt+0xedc634> │ │ │ │ - blne 7539e4 <__read_chk@plt+0x6ee610> │ │ │ │ + blls f41998 <__read_chk@plt+0xedc5c4> │ │ │ │ + blne 753974 <__read_chk@plt+0x6ee5a0> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf5b280f9 │ │ │ │ ldrmi r5, [r3], -r0, lsl #31 │ │ │ │ svclt 0x00284621 │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ @ instruction: 0x461a461d │ │ │ │ @ instruction: 0xf7a24620 │ │ │ │ - ldmdbne sl!, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdbne sl!, {r1, r2, r4, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f4621 │ │ │ │ strbmi r0, [r8], -r0, lsl #10 │ │ │ │ ldcpl 8, cr15, [ip], {2} │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - svc 0x0052f7a2 │ │ │ │ + svc 0x008af7a2 │ │ │ │ @ instruction: 0xf8839b2d │ │ │ │ - blls d1a1d0 <__read_chk@plt+0xcb4dfc> │ │ │ │ + blls d1a160 <__read_chk@plt+0xcb4d8c> │ │ │ │ ldcpl 8, cr15, [r4], {3} │ │ │ │ - blt fedc0214 <__read_chk@plt+0xfed5ae40> │ │ │ │ + blt fedc01a4 <__read_chk@plt+0xfed5add0> │ │ │ │ @ instruction: 0xf67f2b01 │ │ │ │ @ instruction: 0xf8dfae49 │ │ │ │ ldrbtmi r4, [ip], #-1648 @ 0xfffff990 │ │ │ │ strteq pc, [r4], #-2260 @ 0xfffff72c │ │ │ │ - blx f7e4ee <__read_chk@plt+0xf1911a> │ │ │ │ + blx f7e47e <__read_chk@plt+0xf190aa> │ │ │ │ strtcc pc, [r4], #-2260 @ 0xfffff72c │ │ │ │ tstmi sl, #32, 20 @ 0x20000 │ │ │ │ sbcshi pc, r6, #0 │ │ │ │ svceq 0x0020f1b8 │ │ │ │ @ instruction: 0x81aef000 │ │ │ │ ldmdbls r5!, {r5, r9, fp, ip, pc} │ │ │ │ addmi r4, sl, #33554432 @ 0x2000000 │ │ │ │ @ instruction: 0x81bcf300 │ │ │ │ @ instruction: 0x3644f8df │ │ │ │ ldrbtmi r9, [fp], #-2614 @ 0xfffff5ca │ │ │ │ strtcs pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ @ instruction: 0xf8139b37 │ │ │ │ - blcs d12c0 <__read_chk@plt+0x6beec> │ │ │ │ + blcs d1250 <__read_chk@plt+0x6be7c> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr0, cr15, {1} │ │ │ │ ldmdals pc, {r1, r2, r4, r5, r8, fp, ip, pc} @ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - svc 0x001ef7a2 │ │ │ │ + svc 0x0056f7a2 │ │ │ │ @ instruction: 0xf88a2300 │ │ │ │ cmn r9, r0, ror #31 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - bls 7a2a14 <__read_chk@plt+0x73d640> │ │ │ │ + bls 7a29a4 <__read_chk@plt+0x73d5d0> │ │ │ │ andcc r6, r1, #1179648 @ 0x120000 │ │ │ │ svcge 0x0009f47e │ │ │ │ @ instruction: 0xf7fe2302 │ │ │ │ @ instruction: 0xf06fbf17 │ │ │ │ @ instruction: 0xf8cd020f │ │ │ │ eorls sl, r3, #80 @ 0x50 │ │ │ │ - bcc be3d8 <__read_chk@plt+0x59004> │ │ │ │ + bcc be368 <__read_chk@plt+0x58f94> │ │ │ │ svclt 0x00b6f7fe │ │ │ │ - beq fe3e0 <__read_chk@plt+0x9900c> │ │ │ │ + beq fe370 <__read_chk@plt+0x98f9c> │ │ │ │ @ instruction: 0xf7fe4650 │ │ │ │ @ instruction: 0xf817bf36 │ │ │ │ - blcs f5131c <__read_chk@plt+0xeebf48> │ │ │ │ + blcs f512ac <__read_chk@plt+0xeebed8> │ │ │ │ mvnhi pc, r0 │ │ │ │ movwcs r4, #1082 @ 0x43a │ │ │ │ ldccc 8, cr15, [ip], {2} │ │ │ │ - blt fe4802bc <__read_chk@plt+0xfe41aee8> │ │ │ │ + blt fe48024c <__read_chk@plt+0xfe41ae78> │ │ │ │ @ instruction: 0xf11b9807 │ │ │ │ - blls d8190c <__read_chk@plt+0xd1c538> │ │ │ │ + blls d8189c <__read_chk@plt+0xd1c4c8> │ │ │ │ svclt 0x00183b00 │ │ │ │ stmdacs r0, {r0, r8, r9, sp} │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls eecb10 <__read_chk@plt+0xe8773c> │ │ │ │ + blls eecaa0 <__read_chk@plt+0xe876cc> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bls d2dfac <__read_chk@plt+0xcc8bd8> │ │ │ │ + bls d2df3c <__read_chk@plt+0xcc8b68> │ │ │ │ @ instruction: 0xf80a9b38 │ │ │ │ @ instruction: 0xf8023c20 │ │ │ │ @ instruction: 0xf7ff3c14 │ │ │ │ @ instruction: 0xf804ba01 │ │ │ │ @ instruction: 0xf7ff0c08 │ │ │ │ andcs fp, r0, #995328 @ 0xf3000 │ │ │ │ ldrmi r4, [r1], -r8, lsr #12 │ │ │ │ mrc2 0, 1, pc, cr12, cr2, {3} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0x4628aa56 │ │ │ │ - ldcl 7, cr15, [r6, #648] @ 0x288 │ │ │ │ + cdp 7, 0, cr15, cr14, cr2, {5} │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ - blls 522c8c <__read_chk@plt+0x4bd8b8> │ │ │ │ + blls 522c1c <__read_chk@plt+0x4bd848> │ │ │ │ stccc 8, cr15, [ip], {19} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls c22c1c <__read_chk@plt+0xbbd848> │ │ │ │ + blls c22bac <__read_chk@plt+0xbbd7d8> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r9, [r0], -r1, lsr #18 │ │ │ │ @ instruction: 0xf8832500 │ │ │ │ @ instruction: 0xf7a25ff0 │ │ │ │ - blls 53de28 <__read_chk@plt+0x4d8a54> │ │ │ │ + blls 53de98 <__read_chk@plt+0x4d8ac4> │ │ │ │ svcpl 0x00e4f887 │ │ │ │ stcpl 8, cr15, [ip], {3} │ │ │ │ - blt f40340 <__read_chk@plt+0xedaf6c> │ │ │ │ + blt f402d0 <__read_chk@plt+0xedaefc> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r9, [r1], -pc, lsr #16 │ │ │ │ - cdp 7, 10, cr15, cr14, cr2, {5} │ │ │ │ + cdp 7, 14, cr15, cr6, cr2, {5} │ │ │ │ movwcs r9, #2609 @ 0xa31 │ │ │ │ svccc 0x00ecf882 │ │ │ │ - blt 1900358 <__read_chk@plt+0x189af84> │ │ │ │ + blt 19002e8 <__read_chk@plt+0x189af14> │ │ │ │ andcs r4, r7, r1, lsl #12 │ │ │ │ - ldc2 1, cr15, [r2], #-148 @ 0xffffff6c │ │ │ │ + blx ff77e78a <__read_chk@plt+0xff7193b6> │ │ │ │ @ instruction: 0xf8dfe6cc │ │ │ │ ldrbtmi r3, [fp], #-1328 @ 0xfffffad0 │ │ │ │ @ instruction: 0xf7ff930d │ │ │ │ @ instruction: 0xf8dfb8cf │ │ │ │ ldrbtmi r0, [r8], #-1320 @ 0xfffffad8 │ │ │ │ - blt f00378 <__read_chk@plt+0xe9afa4> │ │ │ │ + blt f00308 <__read_chk@plt+0xe9af34> │ │ │ │ strcc pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ ldrb r4, [r5, #1147] @ 0x47b │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ teqcc r8, #458752 @ 0x70000 │ │ │ │ @ instruction: 0xf11c6819 │ │ │ │ @ instruction: 0x4604fb53 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdals r7, {r2, r3, r4, r5, r6, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf108212f │ │ │ │ tstplt r0, r5, asr #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8df7004 │ │ │ │ andcs r1, r5, #252, 8 @ 0xfc000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 200023c <__read_chk@plt+0x1f9ae68> │ │ │ │ + bl fee001cc <__read_chk@plt+0xfed9adf8> │ │ │ │ andls r9, r0, #28672 @ 0x7000 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xff6af0ff │ │ │ │ svclt 0x00f8f7fe │ │ │ │ @ instruction: 0xf50d9402 │ │ │ │ stcls 1, cr4, [sp], {237} @ 0xed │ │ │ │ @ instruction: 0xf8df3138 │ │ │ │ adcmi r3, r2, #212, 8 @ 0xd4000000 │ │ │ │ svclt 0x00289821 │ │ │ │ ldrbtmi r4, [fp], #-1570 @ 0xfffff9de │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ stmdavs r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp} │ │ │ │ - ldcl 7, cr15, [r2, #-648]! @ 0xfffffd78 │ │ │ │ + stc 7, cr15, [sl, #648]! @ 0x288 │ │ │ │ @ instruction: 0xf44f9b21 │ │ │ │ strbmi r5, [r8], -r0, lsl #5 │ │ │ │ ldrpl r4, [sp, #-1561] @ 0xfffff9e7 │ │ │ │ - cdp 7, 5, cr15, cr6, cr2, {5} │ │ │ │ + cdp 7, 8, cr15, cr14, cr2, {5} │ │ │ │ stceq 8, cr15, [r0], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xf8829a2d │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ adchi pc, ip, r0, asr #32 │ │ │ │ orrpl pc, r0, pc, asr #8 │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ - stcl 7, cr15, [r8, #-648]! @ 0xfffffd78 │ │ │ │ + stc 7, cr15, [r0, #648]! @ 0x288 │ │ │ │ strmi r9, [r5], -r1, lsr #20 │ │ │ │ vmax.s8 d20, d1, d1 │ │ │ │ strtmi r0, [r0], -r1, lsl #6 │ │ │ │ ldc2 1, cr15, [r8], {27} │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ strtmi sl, [r8], -r6, lsr #19 │ │ │ │ - stcl 7, cr15, [lr, #644]! @ 0x284 │ │ │ │ + cdp 7, 2, cr15, cr6, cr1, {5} │ │ │ │ stmiblt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ teqcc r8, #2112 @ 0x840 │ │ │ │ strtmi r9, [r8], -r7, lsl #18 │ │ │ │ mrcne 8, 2, r6, cr12, cr11, {0} │ │ │ │ @ instruction: 0xf7a24622 │ │ │ │ - movwcs lr, #3630 @ 0xe2e │ │ │ │ + movwcs lr, #3686 @ 0xe66 │ │ │ │ strb r5, [r4, #-1323] @ 0xfffffad5 │ │ │ │ vmax.s8 d20, d1, d16 │ │ │ │ @ instruction: 0xf7a20101 │ │ │ │ - stmdacs r0, {r1, r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ stcge 4, cr15, [r1, #-508] @ 0xfffffe04 │ │ │ │ strbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 8002fc <__read_chk@plt+0x79af28> │ │ │ │ - blx fe680374 <__read_chk@plt+0xfe61afa0> │ │ │ │ - bls 2bb858 <__read_chk@plt+0x256484> │ │ │ │ - bcs e06c8 <__read_chk@plt+0x7b2f4> │ │ │ │ + bl 160028c <__read_chk@plt+0x159aeb8> │ │ │ │ + blx fe600304 <__read_chk@plt+0xfe59af30> │ │ │ │ + bls 2bb7e8 <__read_chk@plt+0x256414> │ │ │ │ + bcs e0658 <__read_chk@plt+0x7b284> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr14, cr15, {1} │ │ │ │ @ instruction: 0x9c0d9931 │ │ │ │ ldccc 8, cr15, [r4], {33} @ 0x21 │ │ │ │ vnmlsne.f64 d25, d9, d7 │ │ │ │ and r2, r4, r0, lsl #6 │ │ │ │ svccs 0x0001f801 │ │ │ │ stmiavc sl, {r0, r8, r9, ip, sp}^ │ │ │ │ ldcne 1, cr11, [r8], {18} │ │ │ │ mvnsle r4, #160, 4 │ │ │ │ strcs r9, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ ldmdals pc, {r0, r1, r2, r3, r5, r8, fp, ip, pc} @ │ │ │ │ vst3. {d21-d23}, [pc :64], r4 │ │ │ │ @ instruction: 0xf7a25280 │ │ │ │ - @ instruction: 0xf88aedfc │ │ │ │ + @ instruction: 0xf88aee34 │ │ │ │ @ instruction: 0xf7ff4fe0 │ │ │ │ @ instruction: 0x4620b91b │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ - blx feefe938 <__read_chk@plt+0xfee99564> │ │ │ │ - blls 57be10 <__read_chk@plt+0x516a3c> │ │ │ │ + blx feefe8c8 <__read_chk@plt+0xfee994f4> │ │ │ │ + blls 57bda0 <__read_chk@plt+0x5169cc> │ │ │ │ svceq 0x001ef1b8 │ │ │ │ ldmdavs r8, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf000461a │ │ │ │ @ instruction: 0xf0b0811f │ │ │ │ strmi pc, [r5], -r7, lsl #18 │ │ │ │ ldrbtmi r4, [fp], #-3058 @ 0xfffff40e │ │ │ │ strtpl pc, [r8], #-2243 @ 0xfffff73d │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavc fp!, {r0, r3, r5, r6, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strtmi sl, [r8], -r5, ror #25 │ │ │ │ - blx bfe972 <__read_chk@plt+0xb9959e> │ │ │ │ + blx bfe902 <__read_chk@plt+0xb9952e> │ │ │ │ tstlt r8, #57 @ 0x39 │ │ │ │ strtmi r1, [r9], -r4, asr #22 │ │ │ │ svcpl 0x0080f5b4 │ │ │ │ svclt 0x00284625 │ │ │ │ strpl pc, [r0, #1103] @ 0x44f │ │ │ │ @ instruction: 0x462a981f │ │ │ │ @ instruction: 0xf7a24455 │ │ │ │ - stccs 13, cr14, [r1], {200} @ 0xc8 │ │ │ │ + stccs 14, cr14, [r1], {-0} │ │ │ │ ldrbmi fp, [r4], #-4040 @ 0xfffff038 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stccc 8, cr15, [r0], #-20 @ 0xffffffec │ │ │ │ svclt 0x00c89d07 │ │ │ │ stccc 8, cr15, [r1], #-16 │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ ldmdbls r9!, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ ldmdavs fp, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0x46221e5c │ │ │ │ - ldc 7, cr15, [r2, #648]! @ 0x288 │ │ │ │ + stcl 7, cr15, [sl, #648]! @ 0x288 │ │ │ │ strpl r2, [fp, #-768]! @ 0xfffffd00 │ │ │ │ ldmdals pc, {r0, r1, r2, r5, r8, r9, fp, ip, pc} @ │ │ │ │ addsne pc, r4, #13828096 @ 0xd30000 │ │ │ │ - ldcl 7, cr15, [lr, #-648] @ 0xfffffd78 │ │ │ │ + ldc 7, cr15, [r6, #648] @ 0x288 │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ cmncs lr, #45, 30 @ 0xb4 │ │ │ │ stccc 8, cr15, [r0], #-168 @ 0xffffff58 │ │ │ │ svclt 0x0028f7fe │ │ │ │ svclt 0x0018287e │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ tstphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ strtmi r9, [r0], -r1, lsr #20 │ │ │ │ vmul.i8 d25, d1, d15 │ │ │ │ @ instruction: 0xf11b0301 │ │ │ │ @ instruction: 0xf7fffbed │ │ │ │ - blls ab0978 <__read_chk@plt+0xa4b5a4> │ │ │ │ + blls ab0908 <__read_chk@plt+0xa4b534> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8d34620 │ │ │ │ @ instruction: 0xf7a21294 │ │ │ │ - @ instruction: 0xf887ed8c │ │ │ │ + @ instruction: 0xf887edc4 │ │ │ │ strbt r5, [r6], #-4068 @ 0xfffff01c │ │ │ │ - bcs e8e74 <__read_chk@plt+0x83aa0> │ │ │ │ + bcs e8e04 <__read_chk@plt+0x83a30> │ │ │ │ @ instruction: 0xf102bfcc │ │ │ │ @ instruction: 0xf8d434ff │ │ │ │ stcle 4, cr1, [sp], {40} @ 0x28 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ stmdavc fp, {r0, r2, r3, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blmi ff06dee0 <__read_chk@plt+0xff008b0c> │ │ │ │ + blmi ff06de70 <__read_chk@plt+0xff008a9c> │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ ldrb r1, [r0], -r8, lsr #8 │ │ │ │ strcc r4, [r1], #-1548 @ 0xfffff9f4 │ │ │ │ ldrtls r9, [r5], #-2606 @ 0xfffff5d2 │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @@ -95369,97 +95341,97 @@ │ │ │ │ ldrtmi pc, [sl], -pc, lsr #23 @ │ │ │ │ @ instruction: 0x46304639 │ │ │ │ ldc2 0, cr15, [sl], #456 @ 0x1c8 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldmdals pc, {r0, r1, r3, r5, r6, ip, lr, pc} @ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7a24631 │ │ │ │ - blls 2bdb44 <__read_chk@plt+0x258770> │ │ │ │ + blls 2bdbb4 <__read_chk@plt+0x2587e0> │ │ │ │ svcvc 0x00e0f88a │ │ │ │ - blls a9e6a0 <__read_chk@plt+0xa392cc> │ │ │ │ + blls a9e630 <__read_chk@plt+0xa3925c> │ │ │ │ @ instruction: 0xf8d3981f │ │ │ │ @ instruction: 0xf7a21294 │ │ │ │ - ldmdblt r0, {r2, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldmdblt r0, {r2, r3, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf82a237e │ │ │ │ - bls 4116b8 <__read_chk@plt+0x3ac2e4> │ │ │ │ + bls 411648 <__read_chk@plt+0x3ac274> │ │ │ │ stmdals r7, {r0, r3, r4, r5, r8, fp, ip, pc} │ │ │ │ - ldc 7, cr15, [r6, #-648]! @ 0xfffffd78 │ │ │ │ + stcl 7, cr15, [lr, #-648]! @ 0xfffffd78 │ │ │ │ eorvc r2, fp, r0, lsl #6 │ │ │ │ ldmlt ip!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcpl pc, r4, #-1879048182 @ 0x9000000a │ │ │ │ @ instruction: 0xf04f991b │ │ │ │ @ instruction: 0x932a3aff │ │ │ │ andsvs r9, r1, r2, lsr #6 │ │ │ │ andeq pc, pc, #111 @ 0x6f │ │ │ │ eorls r9, ip, #1409286144 @ 0x54000000 │ │ │ │ @ instruction: 0xf8cd9223 │ │ │ │ @ instruction: 0xf7fea050 │ │ │ │ vceq.f32 d27, d1, d8 │ │ │ │ ldmdals pc, {r0, r8} @ │ │ │ │ - ldc 7, cr15, [ip], #-648 @ 0xfffffd78 │ │ │ │ + ldcl 7, cr15, [r4], #-648 @ 0xfffffd78 │ │ │ │ @ instruction: 0xf7ff4601 │ │ │ │ @ instruction: 0x9325b822 │ │ │ │ @ instruction: 0xf7fe9320 │ │ │ │ @ instruction: 0xf817bcef │ │ │ │ - blcs 17d16f0 <__read_chk@plt+0x176c31c> │ │ │ │ + blcs 17d1680 <__read_chk@plt+0x176c2ac> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr4, cr15, {3} │ │ │ │ ldccc 8, cr15, [r9], {23} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ str sl, [sp], -r3, lsr #17 │ │ │ │ @ instruction: 0xf44f4b87 │ │ │ │ - bls ad2d20 <__read_chk@plt+0xa6d94c> │ │ │ │ + bls ad2cb0 <__read_chk@plt+0xa6d8dc> │ │ │ │ ldmpl r4, {r0, r1, r2, r8, sl, fp, ip, pc}^ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ @ instruction: 0xf864f085 │ │ │ │ mvnmi pc, #54525952 @ 0x3400000 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldmdavs sl, {r3, r4, r5, r8, r9, ip, sp} │ │ │ │ - ldcl 7, cr15, [r8], #648 @ 0x288 │ │ │ │ + ldc 7, cr15, [r0, #-648]! @ 0xfffffd78 │ │ │ │ rscmi pc, sp, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x462b3238 │ │ │ │ ldrmi r6, [r3], #-2066 @ 0xfffff7ee │ │ │ │ @ instruction: 0xf8032200 │ │ │ │ @ instruction: 0xf7fe2c01 │ │ │ │ - blmi 1f720a0 <__read_chk@plt+0x1f0cccc> │ │ │ │ + blmi 1f72030 <__read_chk@plt+0x1f0cc5c> │ │ │ │ andls r2, r0, r3, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf0ff2005 │ │ │ │ @ instruction: 0xf7fefddb │ │ │ │ cdpls 14, 2, cr11, cr1, cr9, {3} │ │ │ │ @ instruction: 0xf11c4630 │ │ │ │ @ instruction: 0x4631fa35 │ │ │ │ eorsls r1, r9, r6, lsl #23 │ │ │ │ svcpl 0x0080f5b6 │ │ │ │ svclt 0x00284637 │ │ │ │ strpl pc, [r0, pc, asr #8] │ │ │ │ @ instruction: 0x463a981f │ │ │ │ @ instruction: 0xf7a24457 │ │ │ │ - mcrcs 12, 0, lr, cr1, cr2, {6} │ │ │ │ + cdpcs 13, 0, cr14, cr1, cr10, {0} │ │ │ │ ldrbmi fp, [r6], #-4040 @ 0xfffff038 │ │ │ │ stcmi 8, cr15, [r0], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xf806bfc8 │ │ │ │ str r4, [r2, r1, lsr #24] │ │ │ │ @ instruction: 0xff54f0af │ │ │ │ ldrb r4, [pc], r5, lsl #12 │ │ │ │ ldrtmi r9, [r0], -r7, lsl #28 │ │ │ │ - bl ff3005b4 <__read_chk@plt+0xff29b1e0> │ │ │ │ + stc 7, cr15, [r0], {162} @ 0xa2 │ │ │ │ strmi r4, [r3], -r4, ror #18 │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0x461d4479 │ │ │ │ - ldmib r8!, {r1, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0!, {r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdble lr, {r2, r4, r8, sl, fp, sp}^ │ │ │ │ vldrcc s8, [r4, #-384] @ 0xfffffe80 │ │ │ │ ldrbtmi r4, [sl], #-1587 @ 0xfffff9cd │ │ │ │ movwls r4, #29739 @ 0x742b │ │ │ │ vstrls d9, [lr, #-28] @ 0xffffffe4 │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ - bl fef005ec <__read_chk@plt+0xfee9b218> │ │ │ │ + bl ffd0057c <__read_chk@plt+0xffc9b1a8> │ │ │ │ rsbvc pc, r9, #708837376 @ 0x2a400000 │ │ │ │ strls r2, [r0], #-768 @ 0xfffffd00 │ │ │ │ cmncs lr, r8, lsr #12 │ │ │ │ orrcc pc, pc, r2, lsl #17 │ │ │ │ @ instruction: 0xf01d2278 │ │ │ │ ldmdacs r9!, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmiage lr!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ @@ -95469,109 +95441,109 @@ │ │ │ │ @ instruction: 0xf11d9821 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldclge 6, cr15, [r9], #-764 @ 0xfffffd04 │ │ │ │ ldrbtmi r4, [r9], #-2379 @ 0xfffff6b5 │ │ │ │ vst3.16 {d30-d32}, [pc :128], r2 │ │ │ │ ldrtmi r5, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ - ldr lr, [sl, #3202]! @ 0xc82 │ │ │ │ + ldr lr, [sl, #3258]! @ 0xcba │ │ │ │ ldccc 8, cr15, [pc], {26} │ │ │ │ ldreq pc, [ip], #-423 @ 0xfffffe59 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls aae330 <__read_chk@plt+0xa48f5c> │ │ │ │ - bls 914040 <__read_chk@plt+0x8aec6c> │ │ │ │ + blls aae2c0 <__read_chk@plt+0xa48eec> │ │ │ │ + bls 913fd0 <__read_chk@plt+0x8aebfc> │ │ │ │ addsne pc, r4, #13828096 @ 0xd30000 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - blx ff2fec38 <__read_chk@plt+0xff299864> │ │ │ │ + blx ff2febc8 <__read_chk@plt+0xff2997f4> │ │ │ │ svclt 0x00d7f7fe │ │ │ │ vst2.8 {d25,d27}, [pc :128], r1 │ │ │ │ strbmi r5, [r8], -r0, lsl #5 │ │ │ │ - stcl 7, cr15, [r8], #-648 @ 0xfffffd78 │ │ │ │ - bmi fbbe64 <__read_chk@plt+0xf56a90> │ │ │ │ + stc 7, cr15, [r0], #648 @ 0x288 │ │ │ │ + bmi fbbdf4 <__read_chk@plt+0xf56a20> │ │ │ │ @ instruction: 0xe7b3447a │ │ │ │ strtcs pc, [r8], #-2244 @ 0xfffff73c │ │ │ │ - bllt 1c007e8 <__read_chk@plt+0x1b9b414> │ │ │ │ + bllt 1c00778 <__read_chk@plt+0x1b9b3a4> │ │ │ │ ldrbtmi r4, [sl], #-2616 @ 0xfffff5c8 │ │ │ │ - bllt 7f0 │ │ │ │ - bcs e9034 <__read_chk@plt+0x83c60> │ │ │ │ + bllt 780 │ │ │ │ + bcs e8fc4 <__read_chk@plt+0x83bf0> │ │ │ │ mcrrge 4, 3, pc, r7, cr15 @ │ │ │ │ @ instruction: 0xf0436813 │ │ │ │ andsvs r0, r3, r2, lsl #6 │ │ │ │ @ instruction: 0xf06fe441 │ │ │ │ @ instruction: 0xf7ff0801 │ │ │ │ - blmi d309b4 <__read_chk@plt+0xccb5e0> │ │ │ │ + blmi d30944 <__read_chk@plt+0xccb570> │ │ │ │ ldrbtmi r4, [fp], #-2609 @ 0xfffff5cf │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ - blmi cf0c40 <__read_chk@plt+0xc8b86c> │ │ │ │ + blmi cf0bd0 <__read_chk@plt+0xc8b7fc> │ │ │ │ ldrbtmi r4, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ - blmi cb2180 <__read_chk@plt+0xc4cdac> │ │ │ │ + blmi cb2110 <__read_chk@plt+0xc4cd3c> │ │ │ │ ldrbtmi r4, [fp], #-2607 @ 0xfffff5d1 │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ @ instruction: 0xf7a2b957 │ │ │ │ - svclt 0x0000e8c4 │ │ │ │ - eoreq r9, lr, r0, lsr ip │ │ │ │ - eoreq r9, lr, r4, lsr #24 │ │ │ │ - andseq sl, r9, r4, ror r6 │ │ │ │ - andseq sl, r9, r6, lsl #12 │ │ │ │ - eoreq r9, lr, sl, asr #23 │ │ │ │ - andseq sl, r9, r0, ror #11 │ │ │ │ - andseq sl, r9, r6, ror #12 │ │ │ │ + svclt 0x0000e8fc │ │ │ │ + eoreq r9, lr, r4, lsr fp │ │ │ │ + eoreq r9, lr, r8, lsr #22 │ │ │ │ + andseq sl, r9, r8, lsl #11 │ │ │ │ + andseq sl, r9, sl, lsl r5 │ │ │ │ + eoreq r9, lr, lr, asr #21 │ │ │ │ + @ instruction: 0x0019a4f4 │ │ │ │ + andseq sl, r9, sl, ror r5 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ - andseq sl, r9, r4, lsr r6 │ │ │ │ + andseq sl, r9, r8, asr #10 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - andseq sl, r9, ip, lsl r6 │ │ │ │ - andseq sl, r9, r4, lsl r6 │ │ │ │ - @ instruction: 0x0019a4f4 │ │ │ │ - @ instruction: 0x0019a4d4 │ │ │ │ - eorseq fp, fp, sl, ror #12 │ │ │ │ - ldrdeq ip, [r8], -r6 @ │ │ │ │ - andseq sl, r9, r8, lsr #11 │ │ │ │ - andseq sl, r9, r2, lsl #11 │ │ │ │ - andseq r4, lr, sl, ror #25 │ │ │ │ - eorseq r0, r8, r2, ror #24 │ │ │ │ - andseq sl, r9, lr, lsr #10 │ │ │ │ - eorseq fp, fp, sl, asr #8 │ │ │ │ - eorseq fp, fp, r6, lsl #6 │ │ │ │ - ldrsbteq fp, [fp], -r6 │ │ │ │ - ldrdeq r9, [lr], -r6 @ │ │ │ │ - @ instruction: 0x0018b3fa │ │ │ │ - @ instruction: 0x0019b7d4 │ │ │ │ - andseq sl, r9, r6, lsl #2 │ │ │ │ - @ instruction: 0x001bc4be │ │ │ │ - @ instruction: 0x00199ffe │ │ │ │ - eorseq fp, fp, r2, asr #32 │ │ │ │ - eorseq sl, fp, ip, ror #30 │ │ │ │ + andseq sl, r9, r0, lsr r5 │ │ │ │ + andseq sl, r9, r8, lsr #10 │ │ │ │ + andseq sl, r9, r8, lsl #8 │ │ │ │ + andseq sl, r9, r8, ror #7 │ │ │ │ + ldrsbteq fp, [fp], -sl │ │ │ │ + eoreq fp, r8, sl, ror #31 │ │ │ │ + @ instruction: 0x0019a4bc │ │ │ │ + mulseq r9, r6, r4 │ │ │ │ + @ instruction: 0x001e4bfe │ │ │ │ + ldrsbteq r0, [r8], -r2 │ │ │ │ + andseq sl, r9, r2, asr #8 │ │ │ │ + ldrhteq fp, [fp], -sl │ │ │ │ + eorseq fp, fp, r6, ror r3 │ │ │ │ + eorseq fp, fp, r6, asr #6 │ │ │ │ + ldrdeq r9, [lr], -sl @ │ │ │ │ + andseq fp, r8, r2, asr #6 │ │ │ │ + andseq fp, r9, r8, ror #13 │ │ │ │ + andseq sl, r9, sl, lsl r0 │ │ │ │ + @ instruction: 0x001bc3d2 │ │ │ │ + andseq r9, r9, r2, lsl pc │ │ │ │ + ldrhteq fp, [fp], -r2 │ │ │ │ + ldrsbteq sl, [fp], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r7, lr, sl, ror #11 │ │ │ │ - @ instruction: 0x00199dd8 │ │ │ │ - andseq r4, lr, sl, lsl #11 │ │ │ │ - mulseq r9, lr, sp │ │ │ │ - eoreq r9, lr, r0, ror #2 │ │ │ │ - eoreq r9, lr, r2, asr r1 │ │ │ │ - andseq r2, r9, r6, asr #5 │ │ │ │ - eoreq r9, lr, ip, lsr #2 │ │ │ │ - @ instruction: 0x001922ba │ │ │ │ - eoreq r9, lr, r0, lsr #2 │ │ │ │ - andseq r2, r9, lr, lsr #5 │ │ │ │ - eoreq r9, lr, r4, lsl r1 │ │ │ │ + eoreq r7, lr, lr, ror #9 │ │ │ │ + andseq r9, r9, ip, ror #25 │ │ │ │ + mulseq lr, lr, r4 │ │ │ │ + @ instruction: 0x00199cb2 │ │ │ │ + eoreq r9, lr, r4, rrx │ │ │ │ + eoreq r9, lr, r6, asr r0 │ │ │ │ + @ instruction: 0x001921da │ │ │ │ + eoreq r9, lr, r0, lsr r0 │ │ │ │ + andseq r2, r9, lr, asr #3 │ │ │ │ + eoreq r9, lr, r4, lsr #32 │ │ │ │ + andseq r2, r9, r2, asr #3 │ │ │ │ + eoreq r9, lr, r8, lsl r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec19af4 <__read_chk@plt+0xfebb4720> │ │ │ │ + bl fec19a84 <__read_chk@plt+0xfebb46b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r6], #-800 @ 0xfffffce0 │ │ │ │ - blmi a54178 <__read_chk@plt+0x9eeda4> │ │ │ │ + blmi a54108 <__read_chk@plt+0x9eed34> │ │ │ │ ldrbtmi fp, [ip], #-137 @ 0xffffff77 │ │ │ │ stmiapl r5!, {r0, r1, r2, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071b3114 │ │ │ │ - blmi 937d54 <__read_chk@plt+0x8d2980> │ │ │ │ + blmi 937ce4 <__read_chk@plt+0x8d2910> │ │ │ │ ldrbtmi r4, [fp], #-2593 @ 0xfffff5df │ │ │ │ ldrbtmi r4, [sl], #-3105 @ 0xfffff3df │ │ │ │ - blvc 77dfa0 <__read_chk@plt+0x718bcc> │ │ │ │ + blvc 77df30 <__read_chk@plt+0x718b5c> │ │ │ │ @ instruction: 0xf8c3447c │ │ │ │ @ instruction: 0xf50327f0 │ │ │ │ @ instruction: 0xf8c362fc │ │ │ │ stc 7, cr4, [r2, #976] @ 0x3d0 │ │ │ │ @ instruction: 0xf8df7b02 │ │ │ │ andcs ip, r0, #112 @ 0x70 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @@ -95592,34 +95564,34 @@ │ │ │ │ ldrbtmi r6, [ip], #-1792 @ 0xfffff900 │ │ │ │ strcs lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf7fe9402 │ │ │ │ strdlt pc, [r9], -fp │ │ │ │ svclt 0x0000bdf0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, fp │ │ │ │ - eorseq fp, r5, r2, lsl #31 │ │ │ │ + ldrshteq fp, [r5], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, r8, r6, ror r3 │ │ │ │ - andseq sl, r8, r2, asr #28 │ │ │ │ - andseq sl, r8, r0, asr #28 │ │ │ │ - eorseq r0, r8, r0, asr r3 │ │ │ │ - eorseq sl, fp, sl, asr #23 │ │ │ │ - andseq r2, r9, r6, lsl #1 │ │ │ │ + eorseq r0, r8, r6, ror #7 │ │ │ │ + andseq sl, r8, sl, lsl #27 │ │ │ │ + andseq sl, r8, r8, lsl #27 │ │ │ │ + eorseq r0, r8, r0, asr #7 │ │ │ │ + eorseq sl, fp, sl, lsr ip │ │ │ │ + mulseq r9, sl, pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 10, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ cdppl 5, 8, cr15, cr0, cr14, {5} │ │ │ │ cdpeq 8, 9, cr15, cr8, cr14, {6} │ │ │ │ @ instruction: 0xf5ad4d7f │ │ │ │ - ldclmi 13, cr4, [pc], #-648 @ c275c <__read_chk@plt+0x5d388> │ │ │ │ + ldclmi 13, cr4, [pc], #-648 @ c26ec <__read_chk@plt+0x5d318> │ │ │ │ ldrbtmi fp, [sp], #-145 @ 0xffffff6f │ │ │ │ strtmi pc, [r2], sp, lsl #10 │ │ │ │ svcmi 0x007d363c │ │ │ │ strmi r4, [r2], r3, lsl #13 │ │ │ │ @ instruction: 0xad50592c │ │ │ │ stmdavs r4!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f6034 │ │ │ │ @@ -95643,201 +95615,201 @@ │ │ │ │ mrccc 8, 2, APSR_nzcv, cr4, cr3, {6} │ │ │ │ @ instruction: 0xf8454478 │ │ │ │ stmdbge r4!, {r4, r5, r7, sl, fp} │ │ │ │ stmib sp, {r0, r1, r2, r5, r6, fp, lr}^ │ │ │ │ ldrbtmi r8, [r8], #-2338 @ 0xfffff6de │ │ │ │ stceq 8, cr15, [ip], #276 @ 0x114 │ │ │ │ rsble r2, ip, r0, lsl #22 │ │ │ │ - blcs e0ad0 <__read_chk@plt+0x7b6fc> │ │ │ │ - blmi 19b6c0c <__read_chk@plt+0x1951838> │ │ │ │ + blcs e0a60 <__read_chk@plt+0x7b68c> │ │ │ │ + blmi 19b6b9c <__read_chk@plt+0x19517c8> │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blvc 16be0ec <__read_chk@plt+0x1658d18> │ │ │ │ + blvc 16be07c <__read_chk@plt+0x1658ca8> │ │ │ │ @ instruction: 0xf845447b │ │ │ │ - blmi 18d1cf8 <__read_chk@plt+0x186c924> │ │ │ │ - blvc 17e080 <__read_chk@plt+0x118cac> │ │ │ │ + blmi 18d1c88 <__read_chk@plt+0x186c8b4> │ │ │ │ + blvc 17e010 <__read_chk@plt+0x118c3c> │ │ │ │ @ instruction: 0xf845447b │ │ │ │ @ instruction: 0xf8923c9c │ │ │ │ @ instruction: 0x071c3114 │ │ │ │ @ instruction: 0xf10dbf58 │ │ │ │ ldrle r0, [r2, #-2440] @ 0xfffff678 │ │ │ │ - b 14a92e0 <__read_chk@plt+0x1443f0c> │ │ │ │ + b 14a9270 <__read_chk@plt+0x1443e9c> │ │ │ │ stmiane r9!, {r3, r8, r9, ip}^ │ │ │ │ - blvc 147e118 <__read_chk@plt+0x1418d44> │ │ │ │ + blvc 147e0a8 <__read_chk@plt+0x1418cd4> │ │ │ │ ldmdbeq r8!, {r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [fp], #-2134 @ 0xfffff7aa │ │ │ │ @ instruction: 0xf1084a56 │ │ │ │ ldrbtmi r0, [r8], #-2049 @ 0xfffff7ff │ │ │ │ stc 4, cr4, [r3, #488] @ 0x1e8 │ │ │ │ stmdb r1, {r8, r9, fp, ip, sp, lr}^ │ │ │ │ - blls 60ab68 <__read_chk@plt+0x5a5794> │ │ │ │ + blls 60aaf8 <__read_chk@plt+0x5a5724> │ │ │ │ cmple r1, r0, lsl #22 │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ stccs 12, cr9, [r0], {18} │ │ │ │ sbchi pc, r5, #0 │ │ │ │ stmdbcs r0, {r0, r5, r8, fp, sp, lr} │ │ │ │ strhi pc, [r2], #0 │ │ │ │ - blcs dcb64 <__read_chk@plt+0x77790> │ │ │ │ - strbhi pc, [pc], #-0 @ c2adc <__read_chk@plt+0x5d708> @ │ │ │ │ + blcs dcaf4 <__read_chk@plt+0x77720> │ │ │ │ + strbhi pc, [pc], #-0 @ c2a6c <__read_chk@plt+0x5d698> @ │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ - bl 1b2b6c <__read_chk@plt+0x14d798> │ │ │ │ + bl 1b2afc <__read_chk@plt+0x14d728> │ │ │ │ @ instruction: 0xf1bc0382 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ - bvs 962d34 <__read_chk@plt+0x8fd960> │ │ │ │ + bvs 962cc4 <__read_chk@plt+0x8fd8f0> │ │ │ │ vqrshl.u8 d4, d4, d16 │ │ │ │ @ instruction: 0xf851808d │ │ │ │ stmdbcs r0, {r2, r3, r5, ip} │ │ │ │ addhi pc, r8, r0, asr #6 │ │ │ │ addmi r6, sl, #532480 @ 0x82000 │ │ │ │ addhi pc, r4, r0, asr #1 │ │ │ │ @ instruction: 0xf1a39b13 │ │ │ │ setend be │ │ │ │ cmpplt r0, r9, lsl r9 @ p-variant is OBSOLETE │ │ │ │ stclcc 8, cr15, [ip], {85} @ 0x55 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdahi sl, {r0, r2, r3, r7, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002a01 │ │ │ │ - bl 224174 <__read_chk@plt+0x1beda0> │ │ │ │ + bl 224104 <__read_chk@plt+0x1bed30> │ │ │ │ @ instruction: 0xf04f1808 │ │ │ │ @ instruction: 0xf84833ff │ │ │ │ movwcs r3, #3256 @ 0xcb8 │ │ │ │ ldccc 8, cr15, [r8], {5} │ │ │ │ @ instruction: 0xf04fe00f │ │ │ │ str r0, [r0, r1, lsl #16]! │ │ │ │ stmdane r8, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldccc 8, cr15, [r8], #288 @ 0x120 │ │ │ │ @ instruction: 0xf8052300 │ │ │ │ - blls 551bb4 <__read_chk@plt+0x4ec7e0> │ │ │ │ + blls 551b44 <__read_chk@plt+0x4ec770> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strcs r8, [r3], #-1054 @ 0xfffffbe2 │ │ │ │ ldmvs r0, {r1, r4, r9, fp, ip, pc} │ │ │ │ stclle 8, cr2, [r5], #-4 │ │ │ │ - blcs dcbb4 <__read_chk@plt+0x777e0> │ │ │ │ + blcs dcb44 <__read_chk@plt+0x77770> │ │ │ │ rsbshi pc, r2, #0 │ │ │ │ - bl 19ccb8 <__read_chk@plt+0x1378e4> │ │ │ │ + bl 19cc48 <__read_chk@plt+0x137874> │ │ │ │ ldmdavs fp, {r1, r7, r8, r9} │ │ │ │ - blmi 9a777c <__read_chk@plt+0x9423a8> │ │ │ │ + blmi 9a770c <__read_chk@plt+0x942338> │ │ │ │ subs r4, pc, fp, ror r4 @ │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ @ instruction: 0xf0f69912 │ │ │ │ cmpplt r8, r9, lsr #16 @ p-variant is OBSOLETE │ │ │ │ ldmdavs sl, {r0, r4, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ - blmi 83c8d0 <__read_chk@plt+0x7d74fc> │ │ │ │ + blmi 83c860 <__read_chk@plt+0x7d748c> │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ cdp2 0, 6, cr15, cr14, cr0, {2} │ │ │ │ - bmi 74bfa4 <__read_chk@plt+0x6e6bd0> │ │ │ │ + bmi 74bf34 <__read_chk@plt+0x6e6b60> │ │ │ │ @ instruction: 0x41a2f50d │ │ │ │ teqcc ip, sp, lsl #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -r2, ror #12 │ │ │ │ stcmi 5, cr15, [r2, #52]! @ 0x34 │ │ │ │ pop {r0, r4, ip, sp, pc} │ │ │ │ svclt 0x00008ff0 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mlaseq r5, lr, lr, fp │ │ │ │ + eorseq fp, r5, lr, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r5, ip, lsl #29 │ │ │ │ + ldrshteq fp, [r5], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, r8, ip, lsr #18 │ │ │ │ - andseq fp, r8, r2, asr #18 │ │ │ │ - andseq r7, r8, r8, lsl #16 │ │ │ │ - andseq r9, r9, r4, ror #22 │ │ │ │ - @ instruction: 0x0018acba │ │ │ │ - @ instruction: 0x0018acb4 │ │ │ │ - andseq r9, r9, r0, lsl #21 │ │ │ │ - andseq r9, r9, sl, lsl sl │ │ │ │ - ldrsbteq fp, [r5], -r8 │ │ │ │ - bl 22945c <__read_chk@plt+0x1c4088> │ │ │ │ + andseq fp, r8, r4, ror r8 │ │ │ │ + andseq fp, r8, sl, lsl #17 │ │ │ │ + andseq r7, r8, r0, asr r7 │ │ │ │ + andseq r9, r9, r8, ror sl │ │ │ │ + andseq sl, r8, r2, lsl #24 │ │ │ │ + @ instruction: 0x0018abfc │ │ │ │ + mulseq r9, r4, r9 │ │ │ │ + andseq r9, r9, lr, lsr #18 │ │ │ │ + eorseq fp, r5, r8, asr #26 │ │ │ │ + bl 2293ec <__read_chk@plt+0x1c4018> │ │ │ │ ldmvs r0, {r3, fp, ip} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldccs 8, cr15, [r8], #288 @ 0x120 │ │ │ │ stmdacs r1, {r9, sp} │ │ │ │ ldccs 8, cr15, [r8], {5} │ │ │ │ strcs fp, [r3], #-4056 @ 0xfffff028 │ │ │ │ strcs sp, [r3], #-3489 @ 0xfffff25f │ │ │ │ stc2 1, cr15, [r8], #124 @ 0x7c │ │ │ │ stclcc 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldrbtmi r9, [fp], #-1 │ │ │ │ stmdaeq r8!, {r0, r2, r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7a24640 │ │ │ │ - @ instruction: 0xf8dfe944 │ │ │ │ + @ instruction: 0xf8dfe97c │ │ │ │ stmib sp, {r2, r4, r6, sl, fp, ip, sp}^ │ │ │ │ strcs r6, [r0], -r5, lsl #8 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ @ instruction: 0xf503900c │ │ │ │ movwls r6, #29574 @ 0x7386 │ │ │ │ orrpl pc, sl, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x461a9318 │ │ │ │ ldccc 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8053a14 │ │ │ │ ldrbtmi r6, [fp], #-3097 @ 0xfffff3e7 │ │ │ │ @ instruction: 0xf1a59302 │ │ │ │ - blls 5830e4 <__read_chk@plt+0x51dd10> │ │ │ │ + blls 583074 <__read_chk@plt+0x51dca0> │ │ │ │ andsls r4, r6, #88, 12 @ 0x5800000 │ │ │ │ movwls r3, #19280 @ 0x4b50 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldrmi r9, [r3], -r0, lsl #6 │ │ │ │ tstls r7, r2, lsr r6 │ │ │ │ @ instruction: 0xf970f7fe │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ stmdacs ip, {r4, r9, pc} │ │ │ │ eorhi pc, fp, #0 │ │ │ │ andcs r9, r5, r6, lsl ip │ │ │ │ - blne 102c │ │ │ │ + blne fbc │ │ │ │ ldclcc 8, cr15, [r0], {85} @ 0x55 │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ @ instruction: 0xf0039319 │ │ │ │ tstls sl, #134217728 @ 0x8000000 │ │ │ │ - @ instruction: 0xf966f120 │ │ │ │ + @ instruction: 0xf90ef120 │ │ │ │ andscs r4, r2, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0ff2002 │ │ │ │ @ instruction: 0x4601ff7b │ │ │ │ ldceq 8, cr15, [ip], #276 @ 0x114 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 5a3a80 <__read_chk@plt+0x53e6ac> │ │ │ │ + blls 5a3a10 <__read_chk@plt+0x53e63c> │ │ │ │ subeq pc, r0, r3, lsr #3 │ │ │ │ mcr2 0, 0, pc, cr14, cr4, {4} @ │ │ │ │ - blcs e9930 <__read_chk@plt+0x8455c> │ │ │ │ - bls 576ec4 <__read_chk@plt+0x511af0> │ │ │ │ - blcs dcf3c <__read_chk@plt+0x77b68> │ │ │ │ + blcs e98c0 <__read_chk@plt+0x844ec> │ │ │ │ + bls 576e54 <__read_chk@plt+0x511a80> │ │ │ │ + blcs dcecc <__read_chk@plt+0x77af8> │ │ │ │ ldmdavs r3, {r1, r4, r5, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d36056 │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ stclle 15, cr0, [fp, #-0] │ │ │ │ @ instruction: 0x46379b1a │ │ │ │ ldrmi r2, [r1], sl, lsl #8 │ │ │ │ vmov.i32 d25, #-1325400064 @ 0xb1000000 │ │ │ │ - blge 805610 <__read_chk@plt+0x7a023c> │ │ │ │ + blge 8055a0 <__read_chk@plt+0x7a01cc> │ │ │ │ @ instruction: 0xf8d99314 │ │ │ │ @ instruction: 0xf8db1010 │ │ │ │ ldrhlt r0, [r1, -ip]! │ │ │ │ ldrdcc pc, [r0], -r9 @ │ │ │ │ svclt 0x00b44543 │ │ │ │ @ instruction: 0xf8512100 │ │ │ │ - bls 5c6dcc <__read_chk@plt+0x5619f8> │ │ │ │ + bls 5c6d5c <__read_chk@plt+0x561988> │ │ │ │ @ instruction: 0xf80af101 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ eorhi pc, sl, #0 │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ @ instruction: 0xf8d9b170 │ │ │ │ cmplt fp, r0, lsl r0 │ │ │ │ ldrdcs pc, [r0], -r9 @ │ │ │ │ - blle 294254 <__read_chk@plt+0x22ee80> │ │ │ │ + blle 2941e4 <__read_chk@plt+0x22ee10> │ │ │ │ eorne pc, r8, r3, asr r8 @ │ │ │ │ @ instruction: 0xdd032900 │ │ │ │ addmi r6, fp, #536576 @ 0x83000 │ │ │ │ movwhi pc, #12416 @ 0x3080 @ │ │ │ │ @ instruction: 0xf8552700 │ │ │ │ @ instruction: 0xf1000cbc │ │ │ │ ldrbmi pc, [r3], -r9, asr #18 @ │ │ │ │ @@ -95858,50 +95830,50 @@ │ │ │ │ @ instruction: 0xf0d22ccc │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81bdf000 │ │ │ │ @ instruction: 0xf8d99b11 │ │ │ │ movwcc r2, #4104 @ 0x1008 │ │ │ │ @ instruction: 0xf8d99311 │ │ │ │ movwcc r3, #4100 @ 0x1004 │ │ │ │ - ble 2d380c <__read_chk@plt+0x26e438> │ │ │ │ + ble 2d379c <__read_chk@plt+0x26e3c8> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ andcc pc, r4, r9, asr #17 │ │ │ │ eorhi pc, r3, r2, asr r8 @ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8dddc9f │ │ │ │ and r9, r2, r4, asr #32 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf855464f │ │ │ │ @ instruction: 0xf0940cbc │ │ │ │ - blls 5c2484 <__read_chk@plt+0x55d0b0> │ │ │ │ + blls 5c2414 <__read_chk@plt+0x55d040> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ stc2l 0, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x83a1f040 │ │ │ │ smmlaeq r8, r9, fp, r9 │ │ │ │ teqphi r6, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8139b18 │ │ │ │ - blcs d1e58 <__read_chk@plt+0x6ca84> │ │ │ │ + blcs d1de8 <__read_chk@plt+0x6ca14> │ │ │ │ teqphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ vtst.8 d25, d1, d6 │ │ │ │ @ instruction: 0xf7a20801 │ │ │ │ - stclne 8, cr14, [r3], {84} @ 0x54 │ │ │ │ + stclne 8, cr14, [r3], {140} @ 0x8c │ │ │ │ vrshl.s8 q2, , q0 │ │ │ │ @ instruction: 0xf50d8393 │ │ │ │ @ instruction: 0xf8df5905 │ │ │ │ svcls 0x00163a8c │ │ │ │ - beq 4ff4d0 <__read_chk@plt+0x49a0fc> │ │ │ │ + beq 4ff460 <__read_chk@plt+0x49a08c> │ │ │ │ smlsdxls r2, fp, r4, r4 │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ movwls r4, #5697 @ 0x1641 │ │ │ │ @ instruction: 0x46434650 │ │ │ │ ldrbtvc pc, [sp], #1600 @ 0x640 @ │ │ │ │ - stmda r6, {r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bcc 1b011c8 <__read_chk@plt+0x1a9bdf4> │ │ │ │ + ldmda lr!, {r1, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bcc 1b01158 <__read_chk@plt+0x1a9bd84> │ │ │ │ svcvs 0x00f0f889 │ │ │ │ subsls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0x462f46b9 │ │ │ │ tstls r1, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0x36014650 │ │ │ │ @ instruction: 0xff78f11c │ │ │ │ @ instruction: 0xf0402803 │ │ │ │ @@ -95911,224 +95883,224 @@ │ │ │ │ vst2.8 {d24-d27}, [pc :64], sl │ │ │ │ ldrbmi r7, [r0], -r0, ror #3 │ │ │ │ @ instruction: 0xf98cf11d │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ bichi pc, r3, #64 @ 0x40 │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ stmdacs r0, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ - blcs f2af4 <__read_chk@plt+0x8d720> │ │ │ │ + blcs f2a84 <__read_chk@plt+0x8d6b0> │ │ │ │ msrhi SPSR_f, #0 │ │ │ │ stmdbvs r2!, {r1, r4, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdavs r3!, {r0, r1, r5, r6, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r4, r6, r8, r9, pc}^ │ │ │ │ eorcc pc, r1, r3, asr r8 @ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ - bvs 923c1c <__read_chk@plt+0x8be848> │ │ │ │ + bvs 923bac <__read_chk@plt+0x8be7d8> │ │ │ │ vhsub.u8 d4, d16, d11 │ │ │ │ @ instruction: 0xf8528355 │ │ │ │ stccs 0, cr4, [r0], {35} @ 0x23 │ │ │ │ cmpphi r0, #64, 6 @ p-variant is OBSOLETE │ │ │ │ adcmi r6, r3, #536576 @ 0x83000 │ │ │ │ movthi pc, #49344 @ 0xc0c0 @ │ │ │ │ @ instruction: 0x46219b13 │ │ │ │ subeq pc, ip, #-1073741784 @ 0xc0000028 │ │ │ │ @ instruction: 0xff34f100 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8558343 │ │ │ │ - blcs d2218 <__read_chk@plt+0x6ce44> │ │ │ │ + blcs d21a8 <__read_chk@plt+0x6cdd4> │ │ │ │ teqphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ strbpl pc, [r0, -fp, lsl #10] @ │ │ │ │ @ instruction: 0xf8d72600 │ │ │ │ @ instruction: 0xf0d300d8 │ │ │ │ stmib sp, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df6600 │ │ │ │ movwcs r1, #6584 @ 0x19b8 │ │ │ │ @ instruction: 0xf855461a │ │ │ │ ldrbtmi r0, [r9], #-3276 @ 0xfffff334 │ │ │ │ mcrr2 0, 13, pc, r0, cr4 @ │ │ │ │ ldrsbcc pc, [r8], #135 @ 0x87 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r1, r4, r6, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blvs 1764450 <__read_chk@plt+0x16ff07c> │ │ │ │ - bcs cfbf8 <__read_chk@plt+0x6a824> │ │ │ │ + blvs 17643e0 <__read_chk@plt+0x16ff00c> │ │ │ │ + bcs cfb88 <__read_chk@plt+0x6a7b4> │ │ │ │ strbhi pc, [r6, #-0] @ │ │ │ │ @ instruction: 0xf8df4699 │ │ │ │ ldrls r3, [r3], -ip, lsl #19 │ │ │ │ ldrbtmi r4, [fp], #-1622 @ 0xfffff9aa │ │ │ │ @ instruction: 0xf8df9319 │ │ │ │ @ instruction: 0xf8cd3984 │ │ │ │ strtmi r9, [r1], r4, asr #32 │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ ldmdbcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [fp], #-3863 @ 0xfffff0e9 │ │ │ │ rsblt pc, ip, sp, asr #17 │ │ │ │ movwcs r9, #8986 @ 0x231a │ │ │ │ rsb r9, r6, r4, lsl r3 │ │ │ │ @ instruction: 0xf0002a01 │ │ │ │ - bcs 1a40d4 <__read_chk@plt+0x13ed00> │ │ │ │ - bcs f2bc8 <__read_chk@plt+0x8d7f4> │ │ │ │ + bcs 1a4064 <__read_chk@plt+0x13ec90> │ │ │ │ + bcs f2b58 <__read_chk@plt+0x8d784> │ │ │ │ ldmdavs r8, {r0, r2, r4, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfb198 │ │ │ │ ldrbtmi r1, [r9], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xf8b4f11b │ │ │ │ suble r2, pc, r0, lsl #16 │ │ │ │ ldmdavs fp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ stmdblt r2, {r1, r3, r4, fp, pc}^ │ │ │ │ teqlt r0, r8, asr r8 │ │ │ │ stmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf11b4479 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf50dd042 │ │ │ │ - bls 5198b0 <__read_chk@plt+0x4b44dc> │ │ │ │ + bls 519840 <__read_chk@plt+0x4b446c> │ │ │ │ movwcs r4, #1620 @ 0x654 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ stccc 8, cr15, [ip, #-16] │ │ │ │ @ instruction: 0x46206852 │ │ │ │ ldc2 0, cr15, [lr, #-844] @ 0xfffffcb4 │ │ │ │ stccc 8, cr15, [ip], {26} │ │ │ │ - blls 531684 <__read_chk@plt+0x4cc2b0> │ │ │ │ - blcs dd528 <__read_chk@plt+0x78154> │ │ │ │ + blls 531614 <__read_chk@plt+0x4cc240> │ │ │ │ + blcs dd4b8 <__read_chk@plt+0x780e4> │ │ │ │ strbhi pc, [r2], #-0 @ │ │ │ │ andcs r9, r1, #134217728 @ 0x8000000 │ │ │ │ stmdbcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf6409300 │ │ │ │ movwls r7, #5115 @ 0x13fb │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7a14619 │ │ │ │ - movwcs lr, #3964 @ 0xf7c │ │ │ │ + movwcs lr, #4020 @ 0xfb4 │ │ │ │ svccc 0x00f4f88a │ │ │ │ @ instruction: 0xf7a14630 │ │ │ │ - strmi lr, [r2], sl, ror #30 │ │ │ │ + strmi lr, [r2], r2, lsr #31 │ │ │ │ @ instruction: 0xf7a14620 │ │ │ │ - bl 37ed8c <__read_chk@plt+0x3199b8> │ │ │ │ + bl 37edfc <__read_chk@plt+0x319a28> │ │ │ │ andcc r0, r2, #0, 4 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ vqsub.s8 d20, d16, d10 │ │ │ │ @ instruction: 0xf8df8344 │ │ │ │ @ instruction: 0xf10838d0 │ │ │ │ @ instruction: 0xf8df0801 │ │ │ │ ldrtmi r1, [r2], -ip, asr #17 │ │ │ │ andcs r4, r2, fp, ror r4 │ │ │ │ strls r4, [r0], #-1145 @ 0xfffffb87 │ │ │ │ - @ instruction: 0xffbaf11f │ │ │ │ + @ instruction: 0xff62f11f │ │ │ │ @ instruction: 0xf8529a11 │ │ │ │ andsls r3, r1, #52, 30 @ 0xd0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 524098 <__read_chk@plt+0x4becc4> │ │ │ │ + blls 524028 <__read_chk@plt+0x4bec54> │ │ │ │ ldmdahi sl, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ orrsle r2, r3, r2, lsl #20 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dfd0ad │ │ │ │ ldrbtmi r1, [r9], #-2208 @ 0xfffff760 │ │ │ │ @ instruction: 0xf84ef11b │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ ldmdavs fp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ usada8 r5, sl, r8, r8 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl 23c690 <__read_chk@plt+0x1d72bc> │ │ │ │ - blls 54907c <__read_chk@plt+0x4e3ca8> │ │ │ │ + bl 23c620 <__read_chk@plt+0x1d724c> │ │ │ │ + blls 54900c <__read_chk@plt+0x4e3c38> │ │ │ │ ldccc 8, cr15, [r8], {5} │ │ │ │ @ instruction: 0xf04f2403 │ │ │ │ @ instruction: 0xf84833ff │ │ │ │ str r3, [r3, #3256] @ 0xcb8 │ │ │ │ - blcs e9cb8 <__read_chk@plt+0x848e4> │ │ │ │ + blcs e9c48 <__read_chk@plt+0x84874> │ │ │ │ subhi pc, sp, #0 │ │ │ │ - blcs 11d2e4 <__read_chk@plt+0xb7f10> │ │ │ │ + blcs 11d274 <__read_chk@plt+0xb7ea0> │ │ │ │ @ instruction: 0x81b9f300 │ │ │ │ ldmdavs r3, {r1, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r2, {r2, r6, r9, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ - blx ffe7f4b4 <__read_chk@plt+0xffe1a0e0> │ │ │ │ + blx ffe7f444 <__read_chk@plt+0xffe1a070> │ │ │ │ bfieq r9, r9, #22, #6 │ │ │ │ eorshi pc, r7, #0, 2 │ │ │ │ - blcs e9d04 <__read_chk@plt+0x84930> │ │ │ │ + blcs e9c94 <__read_chk@plt+0x848c0> │ │ │ │ subhi pc, sl, #0 │ │ │ │ ldmdacs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blls 694290 <__read_chk@plt+0x62eebc> │ │ │ │ + blls 694220 <__read_chk@plt+0x62ee4c> │ │ │ │ movwls r2, #8448 @ 0x2100 │ │ │ │ ldmdacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andeq lr, r0, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r2, [fp], #-515 @ 0xfffffdfd │ │ │ │ @ instruction: 0xf0ff2004 │ │ │ │ strcs pc, [r1, #-2367] @ 0xfffff6c1 │ │ │ │ andcc lr, r1, r5, lsl r0 │ │ │ │ msrhi SPSR_fs, r0 │ │ │ │ ldmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bpl fe1004f8 <__read_chk@plt+0xfe09b124> │ │ │ │ + bpl fe100488 <__read_chk@plt+0xfe09b0b4> │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7a14479 │ │ │ │ - @ instruction: 0xf8daecea │ │ │ │ + @ instruction: 0xf8daed22 │ │ │ │ @ instruction: 0x4603237c │ │ │ │ ldrtmi r9, [r1], -r0, lsl #4 │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ @ instruction: 0xf8d6f0ff │ │ │ │ - blls 60c4f0 <__read_chk@plt+0x5a711c> │ │ │ │ + blls 60c480 <__read_chk@plt+0x5a70ac> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdals r2, {r1, r2, r4, r6, r8, sl, fp, sp, pc} │ │ │ │ stc2l 0, cr15, [r0, #980] @ 0x3d4 │ │ │ │ - blls 53c644 <__read_chk@plt+0x4d7270> │ │ │ │ + blls 53c5d4 <__read_chk@plt+0x4d7200> │ │ │ │ stclvs 8, cr15, [r8], {69} @ 0x45 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf01660f6 │ │ │ │ rsble r0, r2, r2, lsl #12 │ │ │ │ @ instruction: 0x37d4f8df │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ - blx febff226 <__read_chk@plt+0xfeb99e52> │ │ │ │ + blx febff1b6 <__read_chk@plt+0xfeb99de2> │ │ │ │ @ instruction: 0xf7a1e7e2 │ │ │ │ - @ instruction: 0x4603efb4 │ │ │ │ + strmi lr, [r3], -ip, ror #31 │ │ │ │ ldceq 8, cr15, [ip], #340 @ 0x154 │ │ │ │ @ instruction: 0xf094681d │ │ │ │ - blls 5c2134 <__read_chk@plt+0x55cd60> │ │ │ │ + blls 5c20c4 <__read_chk@plt+0x55ccf0> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ mcrr2 0, 15, pc, r4, cr15 @ │ │ │ │ @ instruction: 0x463a9816 │ │ │ │ @ instruction: 0xf11d17fb │ │ │ │ strtmi pc, [r8], -r3, ror #17 │ │ │ │ - blx 137f5be <__read_chk@plt+0x131a1ea> │ │ │ │ + blx 137f54e <__read_chk@plt+0x131a17a> │ │ │ │ @ instruction: 0x179cf8df │ │ │ │ - bls 654964 <__read_chk@plt+0x5ef590> │ │ │ │ + bls 6548f4 <__read_chk@plt+0x5ef520> │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - @ instruction: 0xff18f11f │ │ │ │ + mcr2 1, 6, pc, cr0, cr15, {0} @ │ │ │ │ @ instruction: 0x1790f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a14479 │ │ │ │ - strmi lr, [r3], -r0, lsr #25 │ │ │ │ + @ instruction: 0x4603ecd8 │ │ │ │ ldrmi r4, [sp], -r8, lsr #12 │ │ │ │ - blx e7f5e6 <__read_chk@plt+0xe1a212> │ │ │ │ + blx e7f576 <__read_chk@plt+0xe1a1a2> │ │ │ │ andls r9, r1, r7, lsl r9 │ │ │ │ tstls r0, fp, lsr #12 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ @ instruction: 0xf0ff2005 │ │ │ │ str pc, [pc, pc, lsr #17]! │ │ │ │ @ instruction: 0x1768f8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [sl], {161} @ 0xa1 │ │ │ │ + stcl 7, cr15, [r2], {161} @ 0xa1 │ │ │ │ @ instruction: 0xf8554603 │ │ │ │ @ instruction: 0x461d0cbc │ │ │ │ - blx ff2ff3f6 <__read_chk@plt+0xff29a022> │ │ │ │ + blx ff2ff386 <__read_chk@plt+0xff299fb2> │ │ │ │ @ instruction: 0xf1a39b13 │ │ │ │ @ instruction: 0xf0ff003c │ │ │ │ ldmdals r6, {r0, r2, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x17fb463a │ │ │ │ @ instruction: 0xf8acf11d │ │ │ │ sbcle r2, r6, r0, lsl #26 │ │ │ │ @ instruction: 0x173cf8df │ │ │ │ strbmi r4, [r2], -fp, lsr #12 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - mcr2 1, 7, pc, cr2, cr15, {0} @ │ │ │ │ + mcr2 1, 4, pc, cr10, cr15, {0} @ │ │ │ │ andcs r4, r4, #45088768 @ 0x2b00000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx 157f2da <__read_chk@plt+0x1519f06> │ │ │ │ + blx 157f26a <__read_chk@plt+0x1519e96> │ │ │ │ @ instruction: 0xf8dfe788 │ │ │ │ ldrtmi r1, [r0], -r4, lsr #14 │ │ │ │ strmi pc, [r2], #1293 @ 0x50d │ │ │ │ ldrtcc r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc2 1, cr15, [r0, #112]! @ 0x70 │ │ │ │ @ instruction: 0xf8459b11 │ │ │ │ @ instruction: 0xf44f0cc8 │ │ │ │ @@ -96139,28 +96111,28 @@ │ │ │ │ mrcgt 8, 2, APSR_nzcv, cr4, cr2, {6} │ │ │ │ mcrcs 8, 4, pc, cr0, cr2, {6} @ │ │ │ │ strbtmi r9, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8e4f7f4 │ │ │ │ usatne pc, #12, pc, asr #17 @ │ │ │ │ andcs r4, r1, r2, lsr #12 │ │ │ │ @ instruction: 0xf11f4479 │ │ │ │ - @ instruction: 0xf855feb7 │ │ │ │ + @ instruction: 0xf855fe5f │ │ │ │ andscs r1, sl, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0xf0ff2002 │ │ │ │ strmi pc, [r1], -fp, asr #25 │ │ │ │ stcleq 8, cr15, [r0], {69} @ 0x45 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 5a37b0 <__read_chk@plt+0x53e3dc> │ │ │ │ + blls 5a3740 <__read_chk@plt+0x53e36c> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - blx 187f496 <__read_chk@plt+0x181a0c2> │ │ │ │ - bcs e9a90 <__read_chk@plt+0x846bc> │ │ │ │ + blx 187f426 <__read_chk@plt+0x181a052> │ │ │ │ + bcs e9a20 <__read_chk@plt+0x8464c> │ │ │ │ ldmvs r3, {r1, r4, r5, r6, ip, lr, pc} │ │ │ │ vstmdble pc!, {d18-d17} │ │ │ │ subsvs r6, r6, r3, lsl r8 │ │ │ │ - blcs dd2c4 <__read_chk@plt+0x77ef0> │ │ │ │ + blcs dd254 <__read_chk@plt+0x77e80> │ │ │ │ ldmdbge sp, {r1, r3, r5, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ ldrls r9, [r4], #-1809 @ 0xfffff8ef │ │ │ │ stmdbeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46924698 │ │ │ │ ldrtmi r4, [r4], -pc, lsl #12 │ │ │ │ ldrsbteq pc, [ip], fp @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -96168,15 +96140,15 @@ │ │ │ │ mcrcs 0, 0, r6, cr0, cr0, {0} │ │ │ │ rschi pc, r8, r0 │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ svclt 0x00bc4542 │ │ │ │ ldrtmi r2, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf856db0b │ │ │ │ stmdbcs r0, {r3, r5, ip} │ │ │ │ - bvs fe17a6a4 <__read_chk@plt+0xfe1152d0> │ │ │ │ + bvs fe17a634 <__read_chk@plt+0xfe115260> │ │ │ │ @ instruction: 0xf080428a │ │ │ │ andcs r8, r0, #-1073741810 @ 0xc000000e │ │ │ │ eorne pc, r8, r6, asr r8 @ │ │ │ │ @ instruction: 0x463a4616 │ │ │ │ stc2l 1, cr15, [ip, #-0] │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ mrshi pc, (UNDEF: 9) @ │ │ │ │ @@ -96208,50 +96180,50 @@ │ │ │ │ @ instruction: 0xf8dada08 │ │ │ │ @ instruction: 0xf8ca2000 │ │ │ │ @ instruction: 0xf8523004 │ │ │ │ @ instruction: 0xf1b88023 │ │ │ │ ldcle 15, cr0, [pc], {0} │ │ │ │ ldcls 15, cr9, [r4], {17} │ │ │ │ stcleq 8, cr15, [r0], {85} @ 0x55 │ │ │ │ - blx 7f588 <__read_chk@plt+0x1a1b4> │ │ │ │ + blx 7f518 <__read_chk@plt+0x1a144> │ │ │ │ @ instruction: 0xf1a39b13 │ │ │ │ @ instruction: 0xf0ff0040 │ │ │ │ stmdacs r0, {r0, r1, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstphi fp, r0 @ p-variant is OBSOLETE │ │ │ │ stcleq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf11caecd │ │ │ │ - blls 5c3174 <__read_chk@plt+0x55dda0> │ │ │ │ + blls 5c3104 <__read_chk@plt+0x55dd30> │ │ │ │ subeq pc, r8, r3, lsr #3 │ │ │ │ - stc2l 1, cr15, [ip], #-152 @ 0xffffff68 │ │ │ │ + ldc2 1, cr15, [r4], {38} @ 0x26 │ │ │ │ @ instruction: 0xf133e6c4 │ │ │ │ - @ instruction: 0x4607fd3f │ │ │ │ + strmi pc, [r7], -r7, ror #25 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf990acf7 │ │ │ │ - blcs cf4ec <__read_chk@plt+0x6a118> │ │ │ │ + blcs cf47c <__read_chk@plt+0x6a0a8> │ │ │ │ ldclge 6, cr15, [r2], #764 @ 0x2fc │ │ │ │ - blls 63c740 <__read_chk@plt+0x5d736c> │ │ │ │ + blls 63c6d0 <__read_chk@plt+0x5d72fc> │ │ │ │ stmdane r8, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ ldccc 8, cr15, [r8], {5} │ │ │ │ ldmvs r8, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldccc 8, cr15, [r8], #288 @ 0x120 │ │ │ │ @ instruction: 0xf73f2801 │ │ │ │ strcs sl, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bllt ffb8139c <__read_chk@plt+0xffb1bfc8> │ │ │ │ + bllt ffb8132c <__read_chk@plt+0xffb1bf58> │ │ │ │ strbeq pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ ldr pc, [pc], r1, lsl #23 │ │ │ │ ldrbne pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 1f8123c <__read_chk@plt+0x1f1be68> │ │ │ │ + bl fed811cc <__read_chk@plt+0xfed1bdf8> │ │ │ │ @ instruction: 0xf7a14605 │ │ │ │ - stmdavs r0, {r1, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 4ff830 <__read_chk@plt+0x49a45c> │ │ │ │ + stmdavs r0, {r1, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 4ff7c0 <__read_chk@plt+0x49a3ec> │ │ │ │ andls r9, r1, r6, lsl r9 │ │ │ │ tstls r0, fp, lsr #12 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ @ instruction: 0xf0fe2005 │ │ │ │ str pc, [r9], r9, lsl #31 │ │ │ │ stmdane r8, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8059b15 │ │ │ │ @@ -96259,17 +96231,17 @@ │ │ │ │ @ instruction: 0xf84833ff │ │ │ │ @ instruction: 0xf7ff3cb8 │ │ │ │ @ instruction: 0x4648bbb6 │ │ │ │ @ instruction: 0xf944f109 │ │ │ │ svceq 0x0001f1b9 │ │ │ │ adchi pc, r1, r0 │ │ │ │ ldrcs pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ - blls 7145ec <__read_chk@plt+0x6af218> │ │ │ │ + blls 71457c <__read_chk@plt+0x6af1a8> │ │ │ │ @ instruction: 0xf10007d9 │ │ │ │ - blls 763654 <__read_chk@plt+0x6fe280> │ │ │ │ + blls 7635e4 <__read_chk@plt+0x6fe210> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df80a8 │ │ │ │ ldrbtmi r3, [fp], #-1280 @ 0xfffffb00 │ │ │ │ stmib sp, {r0, r1, r2, r4, r8, fp, ip, pc}^ │ │ │ │ tstcs r0, r2, lsl #2 │ │ │ │ ldrbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ andeq lr, r0, #3358720 @ 0x334000 │ │ │ │ @@ -96281,88 +96253,88 @@ │ │ │ │ svcge 0x0033f43f │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ svclt 0x00a44542 │ │ │ │ @ instruction: 0x460e4632 │ │ │ │ svcge 0x0028f6bf │ │ │ │ str r2, [r8, -r0, lsl #2]! │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ - @ instruction: 0x4605ed32 │ │ │ │ + strmi lr, [r5], -sl, ror #26 │ │ │ │ @ instruction: 0xf1094630 │ │ │ │ @ instruction: 0xf7a1f90d │ │ │ │ - stmdane fp!, {r2, r3, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdane fp!, {r2, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ strbmi r3, [r3, #-772] @ 0xfffffcfc │ │ │ │ @ instruction: 0x4630d87f │ │ │ │ @ instruction: 0xf904f109 │ │ │ │ - stc 7, cr15, [r2, #-644]! @ 0xfffffd7c │ │ │ │ + ldcl 7, cr15, [sl, #-644] @ 0xfffffd7c │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ @ instruction: 0xf8fef109 │ │ │ │ stmib sp, {r0, r1, r5, r6, r8, r9, fp, ip}^ │ │ │ │ andcs r3, r1, #16384 @ 0x4000 │ │ │ │ andls r9, r3, r1, lsl fp │ │ │ │ movwls r4, #1616 @ 0x650 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7a14619 │ │ │ │ - bls 5fe914 <__read_chk@plt+0x599540> │ │ │ │ + bls 5fe984 <__read_chk@plt+0x5995b0> │ │ │ │ @ instruction: 0xf5b62300 │ │ │ │ @ instruction: 0xf8827f7a │ │ │ │ @ instruction: 0xf47f3ff0 │ │ │ │ @ instruction: 0xf8dfacd9 │ │ │ │ ldrbtmi r1, [r9], #-1136 @ 0xfffffb90 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b fff8133c <__read_chk@plt+0xfff1bf68> │ │ │ │ + bl d812cc <__read_chk@plt+0xd1bef8> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf9dcf040 │ │ │ │ @ instruction: 0xf8dfe612 │ │ │ │ andcs r3, r3, #88, 8 @ 0x58000000 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf040447b │ │ │ │ @ instruction: 0xf855f9d3 │ │ │ │ @ instruction: 0xf0940cc0 │ │ │ │ - blls 5c1d8c <__read_chk@plt+0x55c9b8> │ │ │ │ + blls 5c1d1c <__read_chk@plt+0x55c948> │ │ │ │ subeq pc, r0, r3, lsr #3 │ │ │ │ - blx 1cff8e4 <__read_chk@plt+0x1c9a510> │ │ │ │ + blx 1cff874 <__read_chk@plt+0x1c9a4a0> │ │ │ │ stcleq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrb sl, [fp, #3888]! @ 0xf30 │ │ │ │ strtcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf9bcf040 │ │ │ │ @ instruction: 0xf8dfe720 │ │ │ │ ldrbtmi r2, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ @ instruction: 0xf04fe5cb │ │ │ │ ldr r3, [fp, #255]! @ 0xff │ │ │ │ - stc2l 1, cr15, [r6], #-204 @ 0xffffff34 │ │ │ │ + stc2 1, cr15, [lr], {51} @ 0x33 │ │ │ │ @ instruction: 0xf8db4606 │ │ │ │ mcrcs 0, 0, r0, cr0, cr12, {5} │ │ │ │ @ instruction: 0xf996d089 │ │ │ │ - bcs cb6a0 <__read_chk@plt+0x662cc> │ │ │ │ + bcs cb630 <__read_chk@plt+0x6625c> │ │ │ │ strcs fp, [r0], -r8, lsr #31 │ │ │ │ - blmi bd33c <__read_chk@plt+0x57f68> │ │ │ │ + blmi bd2cc <__read_chk@plt+0x57ef8> │ │ │ │ @ instruction: 0xe771447b │ │ │ │ ldrbtmi r4, [sl], #-2814 @ 0xfffff502 │ │ │ │ strcs lr, [r0, #-1461] @ 0xfffffa4b │ │ │ │ - bmi 3cd40 │ │ │ │ + bmi 3ccd0 │ │ │ │ @ instruction: 0xe75e447a │ │ │ │ andcs r4, r5, #252, 18 @ 0x3f0000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - b fec813d4 <__read_chk@plt+0xfec1c000> │ │ │ │ + b ffa81364 <__read_chk@plt+0xffa1bf90> │ │ │ │ @ instruction: 0x46039916 │ │ │ │ andcs r9, r4, #0, 2 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ mrc2 0, 4, pc, cr12, cr14, {7} │ │ │ │ - blmi ffe7cc74 <__read_chk@plt+0xffe178a0> │ │ │ │ + blmi ffe7cc04 <__read_chk@plt+0xffe17830> │ │ │ │ @ instruction: 0xe757447b │ │ │ │ ldrbtmi r4, [r9], #-2549 @ 0xfffff60b │ │ │ │ - blmi ffe3d3f0 <__read_chk@plt+0xffdd801c> │ │ │ │ + blmi ffe3d380 <__read_chk@plt+0xffdd7fac> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf980f040 │ │ │ │ - blmi ffd7cc58 <__read_chk@plt+0xffd17884> │ │ │ │ + blmi ffd7cbe8 <__read_chk@plt+0xffd17814> │ │ │ │ strtmi r2, [r0], -r0, lsl #12 │ │ │ │ @ instruction: 0x46314632 │ │ │ │ movwls r5, #10491 @ 0x28fb │ │ │ │ ldmpl pc!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, lr}^ @ │ │ │ │ strls r2, [r1, -r8, asr #6] │ │ │ │ @ instruction: 0xf11b9600 │ │ │ │ @ instruction: 0xf845fba7 │ │ │ │ @@ -96371,88 +96343,88 @@ │ │ │ │ @ instruction: 0xf1a34631 │ │ │ │ @ instruction: 0xf11b0044 │ │ │ │ @ instruction: 0xf855ff7b │ │ │ │ teqlt r0, r8, asr #25 │ │ │ │ mrc2 1, 2, pc, cr6, cr12, {0} │ │ │ │ @ instruction: 0xf1a39b13 │ │ │ │ @ instruction: 0xf1260048 │ │ │ │ - stmibmi r3!, {r0, r1, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmibmi r3!, {r0, r1, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a14479 │ │ │ │ - andcs lr, r3, #112, 20 @ 0x70000 │ │ │ │ + andcs lr, r3, #168, 20 @ 0xa8000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0402004 │ │ │ │ str pc, [r7, #2385] @ 0x951 │ │ │ │ andcs r4, r5, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7a14479 │ │ │ │ - andcs lr, r3, #100, 20 @ 0x64000 │ │ │ │ + andcs lr, r3, #156, 20 @ 0x9c000 │ │ │ │ strmi r4, [r6], -r3, lsl #12 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf944f040 │ │ │ │ stcleq 8, cr15, [r8], {85} @ 0x55 │ │ │ │ @ instruction: 0xf11cb130 │ │ │ │ - blls 5c2ecc <__read_chk@plt+0x55daf8> │ │ │ │ + blls 5c2e5c <__read_chk@plt+0x55da88> │ │ │ │ subeq pc, r8, r3, lsr #3 │ │ │ │ - blx 6ffaa2 <__read_chk@plt+0x69a6ce> │ │ │ │ + blx ff0ffa30 <__read_chk@plt+0xff09a65c> │ │ │ │ sbcsle r2, sl, r0, lsl #28 │ │ │ │ ldmibmi r2, {r1, r2, r3, r5, r6, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a14479 │ │ │ │ - strmi lr, [r5], -sl, asr #20 │ │ │ │ - ldc 7, cr15, [r8, #-644]! @ 0xfffffd7c │ │ │ │ + strmi lr, [r5], -r2, lsl #21 │ │ │ │ + ldcl 7, cr15, [r0, #-644]! @ 0xfffffd7c │ │ │ │ @ instruction: 0xf11b6800 │ │ │ │ @ instruction: 0x462bf8df │ │ │ │ andge lr, r0, sp, asr #19 │ │ │ │ ldrtmi r2, [r9], -r4, lsl #4 │ │ │ │ @ instruction: 0xf0fe2005 │ │ │ │ ldrb pc, [r9, #-3673] @ 0xfffff1a7 @ │ │ │ │ stmdane r8, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ ldccc 8, cr15, [r8], {5} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldccc 8, cr15, [r8], #288 @ 0x120 │ │ │ │ - blt fe2c1648 <__read_chk@plt+0xfe25c274> │ │ │ │ + blt fe2c15d8 <__read_chk@plt+0xfe25c204> │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ rscshi pc, ip, r0 │ │ │ │ ldrbtmi r4, [r9], #-2497 @ 0xfffff63f │ │ │ │ stc2l 1, cr15, [r2, #-104] @ 0xffffff98 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf855d0ea │ │ │ │ - blvs ff792998 <__read_chk@plt+0xff72d5c4> │ │ │ │ + blvs ff792928 <__read_chk@plt+0xff72d554> │ │ │ │ rscle r2, r5, r0, lsl #22 │ │ │ │ - blcs deadc <__read_chk@plt+0x79708> │ │ │ │ - bl 2379fc <__read_chk@plt+0x1d2628> │ │ │ │ + blcs dea6c <__read_chk@plt+0x79698> │ │ │ │ + bl 23798c <__read_chk@plt+0x1d25b8> │ │ │ │ @ instruction: 0xf04f1808 │ │ │ │ ldrcs r3, [r3], #-1023 @ 0xfffffc01 │ │ │ │ ldccc 8, cr15, [r8], #288 @ 0x120 │ │ │ │ @ instruction: 0xf8052300 │ │ │ │ @ instruction: 0xf7ff3c18 │ │ │ │ - bls 732030 <__read_chk@plt+0x6ccc5c> │ │ │ │ + bls 731fc0 <__read_chk@plt+0x6ccbec> │ │ │ │ ldmibmi r4!, {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf5ca9204 │ │ │ │ andcc r6, pc, #-268435449 @ 0xf0000007 │ │ │ │ strls r4, [r6], #-1145 @ 0xfffffb87 │ │ │ │ andcs r9, r1, #1342177280 @ 0x50000000 │ │ │ │ ldrmi r9, [r9], -r0, lsl #2 │ │ │ │ strge lr, [r1], -sp, asr #19 │ │ │ │ @ instruction: 0xf7a19203 │ │ │ │ - movwcs lr, #3092 @ 0xc14 │ │ │ │ + movwcs lr, #3148 @ 0xc4c │ │ │ │ subsls pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf88546a9 │ │ │ │ strtmi r3, [r5], -r8, ror #31 │ │ │ │ sub r9, fp, r4, lsl ip │ │ │ │ ldrtmi r4, [r0], -r2, lsl #13 │ │ │ │ - bllt 1416f0 <__read_chk@plt+0xdc31c> │ │ │ │ - bl fff01550 <__read_chk@plt+0xffe9c17c> │ │ │ │ + bllt 141680 <__read_chk@plt+0xdc2ac> │ │ │ │ + ldc 7, cr15, [r0], #-644 @ 0xfffffd7c │ │ │ │ strtmi r4, [r8], -r3, lsl #13 │ │ │ │ - bl ffe01558 <__read_chk@plt+0xffd9c184> │ │ │ │ + stc 7, cr15, [ip], #-644 @ 0xfffffd7c │ │ │ │ strbmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7a19314 │ │ │ │ - @ instruction: 0x4680ebf0 │ │ │ │ + strmi lr, [r0], r8, lsr #24 │ │ │ │ @ instruction: 0xf7a14650 │ │ │ │ - blls 5fe698 <__read_chk@plt+0x5992c4> │ │ │ │ + blls 5fe708 <__read_chk@plt+0x599334> │ │ │ │ stceq 2, cr15, [r1], {65} @ 0x41 │ │ │ │ andeq lr, fp, #3072 @ 0xc00 │ │ │ │ strbmi r3, [r2], #-516 @ 0xfffffdfc │ │ │ │ strbmi r4, [r2, #-1026]! @ 0xfffffbfe │ │ │ │ @ instruction: 0xf8dfd86a │ │ │ │ ldrbmi lr, [r9], -r8, ror #4 │ │ │ │ rsblt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @@ -96471,211 +96443,211 @@ │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ stmib sp, {r0, r8, r9}^ │ │ │ │ ldrmi ip, [r9], -sp, lsl #20 │ │ │ │ eorslt pc, r0, sp, asr #17 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ eor pc, r0, sp, asr #17 │ │ │ │ andls r9, r3, #2097152 @ 0x200000 │ │ │ │ - bl ff1015d8 <__read_chk@plt+0xff09c204> │ │ │ │ + bl fff01568 <__read_chk@plt+0xffe9c194> │ │ │ │ svchi 0x00e8f889 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ - blx fe27fbca <__read_chk@plt+0xfe21a7f6> │ │ │ │ - bleq fe0c4 <__read_chk@plt+0x98cf0> │ │ │ │ + blx fe27fb5a <__read_chk@plt+0xfe21a786> │ │ │ │ + bleq fe054 <__read_chk@plt+0x98c80> │ │ │ │ @ instruction: 0xf50dd169 │ │ │ │ - blls 6d5974 <__read_chk@plt+0x6705a0> │ │ │ │ + blls 6d5904 <__read_chk@plt+0x670530> │ │ │ │ ldmdaeq r8!, {r3, r8, ip, sp, lr, pc} │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldrmi r4, [r9], -r0, asr #12 │ │ │ │ @ instruction: 0xf7a19401 │ │ │ │ - @ instruction: 0x212eebaa │ │ │ │ + @ instruction: 0x212eebe2 │ │ │ │ @ instruction: 0xf7a14628 │ │ │ │ - stmdacs r0, {r1, r2, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ mulsls r4, r8, r1 │ │ │ │ @ instruction: 0xf7a14630 │ │ │ │ - pkhbtmi lr, r2, r4, lsl #23 │ │ │ │ + strmi lr, [r2], ip, asr #23 │ │ │ │ @ instruction: 0xf7a14628 │ │ │ │ - @ instruction: 0x4602eb90 │ │ │ │ + strmi lr, [r2], -r8, asr #23 │ │ │ │ ldrmi r4, [r0], r0, asr #12 │ │ │ │ - bl fe38162c <__read_chk@plt+0xfe31c258> │ │ │ │ + bl ff1815bc <__read_chk@plt+0xff11c1e8> │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ strmi r3, [r2], -r4, lsl #2 │ │ │ │ - blls 5d47b8 <__read_chk@plt+0x56f3e4> │ │ │ │ + blls 5d4748 <__read_chk@plt+0x56f374> │ │ │ │ andeq pc, r1, r1, asr #4 │ │ │ │ stmdale r9, {r0, r7, r9, lr} │ │ │ │ @ instruction: 0xf8dd4651 │ │ │ │ strbmi sl, [r0], -r8, rrx │ │ │ │ @ instruction: 0xf104469c │ │ │ │ ldrbmi r0, [r6], r1, lsl #16 │ │ │ │ sbfx r4, r3, #13, #3 │ │ │ │ @ instruction: 0xf04f4b68 │ │ │ │ stmdbmi r8!, {r0, fp}^ │ │ │ │ ldrbtmi r4, [fp], #-1586 @ 0xfffff9ce │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ @ instruction: 0x462c9414 │ │ │ │ strbmi r9, [sp], -r0, lsl #8 │ │ │ │ ldrsbls pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ - blx ff4ffc6e <__read_chk@plt+0xff49a89a> │ │ │ │ + blx 1effbfe <__read_chk@plt+0x1e9a82a> │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ - blx f7fc62 <__read_chk@plt+0xf1a88e> │ │ │ │ + blx f7fbf2 <__read_chk@plt+0xf1a81e> │ │ │ │ @ instruction: 0x46499b1b │ │ │ │ - bls 529400 <__read_chk@plt+0x4c402c> │ │ │ │ + bls 529390 <__read_chk@plt+0x4c3fbc> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf0092300 │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf108bf11 │ │ │ │ - blls 585818 <__read_chk@plt+0x520444> │ │ │ │ + blls 5857a8 <__read_chk@plt+0x5203d4> │ │ │ │ tstls r3, #67108864 @ 0x4000000 │ │ │ │ ldmdavs r8, {sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmdbmi r6, {r1, r3, r4, r5, r7, r8, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf11a4479 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - blge ffe8092c <__read_chk@plt+0xffe1b558> │ │ │ │ + blge ffe808bc <__read_chk@plt+0xffe1b4e8> │ │ │ │ ldmdavs fp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff881a │ │ │ │ @ instruction: 0x464dbb94 │ │ │ │ @ instruction: 0xf8dd9414 │ │ │ │ @ instruction: 0xe7d99058 │ │ │ │ ldrbtmi r4, [fp], #-2894 @ 0xfffff4b2 │ │ │ │ - bllt fef81848 <__read_chk@plt+0xfef1c474> │ │ │ │ + bllt fef817d8 <__read_chk@plt+0xfef1c404> │ │ │ │ stmdane r8, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldceq 8, cr15, [r8], {5} │ │ │ │ ldccc 8, cr15, [r8], #288 @ 0x120 │ │ │ │ ldmdblt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addshi pc, r2, r0 │ │ │ │ cmnlt r0, r3, lsl r8 │ │ │ │ @ instruction: 0xff06f108 │ │ │ │ andcs r4, r3, #68, 22 @ 0x11000 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ stc2 0, cr15, [ip, #-1016] @ 0xfffffc08 │ │ │ │ @ instruction: 0xf7a1e41d │ │ │ │ - stmdbmi r0, {r2, r3, r4, r7, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi r0, {r2, r4, r6, r7, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7a12000 │ │ │ │ - andcs lr, r3, #229376 @ 0x38000 │ │ │ │ + andcs lr, r3, #1146880 @ 0x118000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf03f2004 │ │ │ │ str pc, [lr], #-4079 @ 0xfffff011 │ │ │ │ - andseq r2, r9, lr, lsr sp │ │ │ │ - ldrsbteq sl, [fp], -r0 │ │ │ │ - @ instruction: 0x0018aaf6 │ │ │ │ - andseq sl, r8, r6, ror #21 │ │ │ │ - andseq r9, r9, ip, ror #18 │ │ │ │ - andseq r9, r9, r4, ror #18 │ │ │ │ - eoreq r8, lr, r6, lsr sl │ │ │ │ - eoreq r0, lr, lr, lsr lr │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - strdeq r8, [lr], -r2 @ │ │ │ │ - andseq sl, r8, r6, lsr #12 │ │ │ │ - andseq r9, r9, r8, lsl #17 │ │ │ │ - andseq r9, r9, r2, asr r8 │ │ │ │ - eoreq r0, lr, r4, ror #26 │ │ │ │ - andseq r9, r9, r4, lsl r8 │ │ │ │ - andseq r9, r9, r6, asr #15 │ │ │ │ - andseq sl, r8, r4, ror #11 │ │ │ │ - andseq r9, r9, r2, ror r8 │ │ │ │ - andseq sl, r8, r4, lsr #13 │ │ │ │ - @ instruction: 0x001994f6 │ │ │ │ - @ instruction: 0x0018a6b8 │ │ │ │ - andseq sl, r8, r8, asr #13 │ │ │ │ - andseq r9, r9, r2, lsl #11 │ │ │ │ - andseq r9, r9, r2, lsl #11 │ │ │ │ - andseq r9, r9, r8, asr r4 │ │ │ │ - andseq r9, r9, r4, lsr #8 │ │ │ │ - andseq r9, r9, r0, ror #4 │ │ │ │ - andseq r9, r9, r2, lsr r3 │ │ │ │ - andseq r4, fp, r4, lsl #31 │ │ │ │ - andseq sl, r8, r2, ror r2 │ │ │ │ - @ instruction: 0x001994de │ │ │ │ - @ instruction: 0x001992f2 │ │ │ │ - andseq r9, r9, ip, lsl #3 │ │ │ │ - andseq r9, r9, r2, lsr #3 │ │ │ │ - andseq sl, r8, r2, ror r1 │ │ │ │ - andseq sl, r8, ip, asr #2 │ │ │ │ - andseq sl, r8, sl, lsr r1 │ │ │ │ - eoreq r8, lr, r0, lsl #8 │ │ │ │ - andseq r9, r9, lr, lsl r2 │ │ │ │ - andseq sl, r8, ip, lsl #2 │ │ │ │ - andseq r9, r9, r2, lsl #5 │ │ │ │ - andseq r9, r9, sl, lsr #4 │ │ │ │ + andseq r2, r9, r2, asr ip │ │ │ │ + eorseq sl, fp, r0, asr #18 │ │ │ │ + andseq sl, r8, lr, lsr sl │ │ │ │ + andseq sl, r8, lr, lsr #20 │ │ │ │ + andseq r9, r9, r0, lsl #17 │ │ │ │ + andseq r9, r9, r8, ror r8 │ │ │ │ + eoreq r8, lr, sl, lsr r9 │ │ │ │ + eoreq r0, lr, r2, asr #26 │ │ │ │ + eoreq pc, sp, r0, lsl #18 │ │ │ │ + strdeq r8, [lr], -r6 @ │ │ │ │ + andseq sl, r8, lr, ror #10 │ │ │ │ + mulseq r9, ip, r7 │ │ │ │ + andseq r9, r9, r6, ror #14 │ │ │ │ + eoreq r0, lr, r8, ror #24 │ │ │ │ + andseq r9, r9, r8, lsr #14 │ │ │ │ + @ instruction: 0x001996da │ │ │ │ + andseq sl, r8, ip, lsr #10 │ │ │ │ + andseq r9, r9, r6, lsl #15 │ │ │ │ + andseq sl, r8, ip, ror #11 │ │ │ │ + andseq r9, r9, sl, lsl #8 │ │ │ │ + andseq sl, r8, r0, lsl #12 │ │ │ │ + andseq sl, r8, r0, lsl r6 │ │ │ │ + mulseq r9, r6, r4 │ │ │ │ + mulseq r9, r6, r4 │ │ │ │ + andseq r9, r9, ip, ror #6 │ │ │ │ + andseq r9, r9, r8, lsr r3 │ │ │ │ + andseq r9, r9, r4, ror r1 │ │ │ │ + andseq r9, r9, r6, asr #4 │ │ │ │ + mulseq fp, r8, lr │ │ │ │ + @ instruction: 0x0018a1ba │ │ │ │ + @ instruction: 0x001993f2 │ │ │ │ + andseq r9, r9, r6, lsl #4 │ │ │ │ + andseq r9, r9, r0, lsr #1 │ │ │ │ + ldrheq r9, [r9], -r6 │ │ │ │ + ldrheq sl, [r8], -sl @ │ │ │ │ + mulseq r8, r4, r0 │ │ │ │ + andseq sl, r8, r2, lsl #1 │ │ │ │ + eoreq r8, lr, r4, lsl #6 │ │ │ │ + andseq r9, r9, r2, lsr r1 │ │ │ │ + andseq sl, r8, r4, asr r0 │ │ │ │ + mulseq r9, r6, r1 │ │ │ │ + andseq r9, r9, lr, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq r9, r9, r0, lsl #2 │ │ │ │ - andseq r9, r9, r0, lsr #1 │ │ │ │ - @ instruction: 0x001991b4 │ │ │ │ - mulseq r9, r6, pc @ │ │ │ │ - @ instruction: 0x001991b8 │ │ │ │ - andseq r0, r9, r4, lsr r6 │ │ │ │ - eoreq pc, ip, sl, asr #11 │ │ │ │ - eoreq r0, lr, r0, asr r6 │ │ │ │ - andseq r9, r9, r0, lsr r1 │ │ │ │ - mlaeq lr, sl, r5, r0 │ │ │ │ - andseq r9, r9, sl, asr #32 │ │ │ │ - andseq r8, r9, r8, ror #31 │ │ │ │ - andseq r2, sp, lr, ror r0 │ │ │ │ - andseq r9, r9, sl │ │ │ │ - andseq r9, r9, r0, lsr r0 │ │ │ │ + andseq r9, r9, r4, lsl r0 │ │ │ │ + @ instruction: 0x00198fb4 │ │ │ │ + andseq r9, r9, r8, asr #1 │ │ │ │ + andseq r8, r9, sl, lsr #29 │ │ │ │ + andseq r9, r9, ip, asr #1 │ │ │ │ + andseq r0, r9, r8, asr #10 │ │ │ │ + ldrdeq pc, [ip], -lr @ │ │ │ │ + eoreq r0, lr, r4, asr r5 │ │ │ │ + andseq r9, r9, r4, asr #32 │ │ │ │ + mlaeq lr, lr, r4, r0 │ │ │ │ + andseq r8, r9, lr, asr pc │ │ │ │ + @ instruction: 0x00198efc │ │ │ │ + mulseq sp, r2, pc @ │ │ │ │ + andseq r8, r9, lr, lsl pc │ │ │ │ + andseq r8, r9, r4, asr #30 │ │ │ │ orrslt r9, ip, r3, lsl ip │ │ │ │ andcs r4, r5, #12, 18 @ 0x30000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - stm r8, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r0, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ cdp2 1, 6, cr15, cr12, cr8, {0} │ │ │ │ andls r4, r0, fp, lsr #12 │ │ │ │ andcs r4, r3, #68157440 @ 0x4100000 │ │ │ │ strls r2, [r1], -r4 │ │ │ │ ldc2 0, cr15, [sl], {254} @ 0xfe │ │ │ │ - bllt fe1c19b4 <__read_chk@plt+0xfe15c5e0> │ │ │ │ + bllt fe1c1944 <__read_chk@plt+0xfe15c570> │ │ │ │ ldrbtmi r4, [r9], #-2307 @ 0xfffff6fd │ │ │ │ ldmdavs fp, {r0, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x0000deff │ │ │ │ - andseq r8, r9, lr, lsr pc │ │ │ │ - andseq r8, r9, r6, lsr pc │ │ │ │ + andseq r8, r9, r2, asr lr │ │ │ │ + andseq r8, r9, sl, asr #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ stcpl 5, cr15, [r1, #-692] @ 0xfffffd4c │ │ │ │ umulllt r4, r3, r2, r6 │ │ │ │ @ instruction: 0xf50d4ac2 │ │ │ │ strmi r5, [r8], r1, lsl #8 │ │ │ │ ldrtcc r4, [r0], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf50d9308 │ │ │ │ - blmi ff097e08 <__read_chk@plt+0xff032a34> │ │ │ │ + blmi ff097d98 <__read_chk@plt+0xff0329c4> │ │ │ │ stmdavs r5!, {r2, r8, ip, sp} │ │ │ │ ldmpl r3, {r1, r4, sl, fp, sp, pc}^ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdb r4, {r8, r9, sp}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, ip, sp} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ strbpl pc, [r0, -r0, lsl #10] @ │ │ │ │ ldrbcc pc, [r4, #2263] @ 0x8d7 @ │ │ │ │ @ instruction: 0xf8979309 │ │ │ │ @ instruction: 0x071e3114 │ │ │ │ - blmi fedf8e70 <__read_chk@plt+0xfed93a9c> │ │ │ │ + blmi fedf8e00 <__read_chk@plt+0xfed93a2c> │ │ │ │ ldrbtmi r4, [fp], #-2740 @ 0xfffff54c │ │ │ │ ldrbtmi r4, [sl], #-2484 @ 0xfffff64c │ │ │ │ - blvc fec3f0bc <__read_chk@plt+0xfebd9ce8> │ │ │ │ + blvc fec3f04c <__read_chk@plt+0xfebd9c78> │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf5032820 │ │ │ │ @ instruction: 0xf8c36201 │ │ │ │ stc 8, cr1, [r2, #144] @ 0x90 │ │ │ │ @ instruction: 0xf1b87b02 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi fec23f50 <__read_chk@plt+0xfebbeb7c> │ │ │ │ - blpl fe180e94 <__read_chk@plt+0xfe11bac0> │ │ │ │ - bleq 2ffe90 <__read_chk@plt+0x29aabc> │ │ │ │ + blmi fec23ee0 <__read_chk@plt+0xfebbeb0c> │ │ │ │ + blpl fe180e24 <__read_chk@plt+0xfe11ba50> │ │ │ │ + bleq 2ffe20 <__read_chk@plt+0x29aa4c> │ │ │ │ ldrbtmi r4, [fp], #-1697 @ 0xfffff95f │ │ │ │ vmin.s8 q2, , q7 │ │ │ │ movwls r4, #29492 @ 0x7334 │ │ │ │ movwls r2, #25345 @ 0x6301 │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ cdpcc 0, 15, cr15, cr15, cr15, {2} │ │ │ │ addsgt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @@ -96688,22 +96660,22 @@ │ │ │ │ @ instruction: 0xf806031c │ │ │ │ strbmi r5, [r9], -r8, lsl #26 │ │ │ │ @ instruction: 0xf60c9304 │ │ │ │ movwls r0, #13064 @ 0x3308 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ stmda r8!, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blx 1981aac <__read_chk@plt+0x191c6d8> │ │ │ │ + blx 1981a3c <__read_chk@plt+0x191c668> │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0xf81b8094 │ │ │ │ - blcs d2ae4 <__read_chk@plt+0x6d710> │ │ │ │ + blcs d2a74 <__read_chk@plt+0x6d6a0> │ │ │ │ addshi pc, r1, r0 │ │ │ │ @ instruction: 0x46324993 │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - blx 187ff50 <__read_chk@plt+0x181ab7c> │ │ │ │ + blx 27fee0 <__read_chk@plt+0x21ab0c> │ │ │ │ andscs r4, r2, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf0ff2002 │ │ │ │ @ instruction: 0x4601f873 │ │ │ │ ldceq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1a480e1 │ │ │ │ @ instruction: 0xf0930014 │ │ │ │ @@ -96717,168 +96689,168 @@ │ │ │ │ ldc2l 0, cr15, [ip, #588]! @ 0x24c │ │ │ │ @ instruction: 0xf836f094 │ │ │ │ andne lr, r5, r4, asr r9 │ │ │ │ @ instruction: 0xf918f094 │ │ │ │ movlt r4, #5242880 @ 0x500000 │ │ │ │ andcs r4, r5, #2064384 @ 0x1f8000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - svc 0x00c0f7a0 │ │ │ │ + svc 0x00f8f7a0 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf8cd9501 │ │ │ │ @ instruction: 0xf0fe9000 │ │ │ │ @ instruction: 0xf854fbd5 │ │ │ │ @ instruction: 0xf0930d18 │ │ │ │ @ instruction: 0x4620fef7 │ │ │ │ @ instruction: 0xff3ef0fe │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf06f8098 │ │ │ │ @ instruction: 0xf8970502 │ │ │ │ @ instruction: 0xf50d30f4 │ │ │ │ - bmi 1cd7f64 <__read_chk@plt+0x1c72b90> │ │ │ │ + bmi 1cd7ef4 <__read_chk@plt+0x1c72b20> │ │ │ │ @ instruction: 0xf0433104 │ │ │ │ @ instruction: 0xf8870304 │ │ │ │ - blmi 1a0ff3c <__read_chk@plt+0x19aab68> │ │ │ │ + blmi 1a0fecc <__read_chk@plt+0x19aaaf8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462880b8 │ │ │ │ stcpl 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ qsub8mi r8, r5, r0 │ │ │ │ ldceq 8, cr15, [r8, #-340] @ 0xfffffeac │ │ │ │ mrc2 0, 6, pc, cr0, cr3, {4} │ │ │ │ @ instruction: 0xf0fe4628 │ │ │ │ @ instruction: 0x4605ff17 │ │ │ │ cmnle r0, r0, lsl #16 │ │ │ │ - blcs ea7c4 <__read_chk@plt+0x853f0> │ │ │ │ - blls 2f7c9c <__read_chk@plt+0x2928c8> │ │ │ │ + blcs ea754 <__read_chk@plt+0x85380> │ │ │ │ + blls 2f7c2c <__read_chk@plt+0x292858> │ │ │ │ mulhi r0, r3, r8 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf7a1d060 │ │ │ │ - stmdavs r3, {r1, r5, r6, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ andscc pc, r8, r3, lsr r8 @ │ │ │ │ svclt 0x00580599 │ │ │ │ strle r4, [r4, #-1603] @ 0xfffff9bd │ │ │ │ - stc 7, cr15, [r8, #-640]! @ 0xfffffd80 │ │ │ │ + stcl 7, cr15, [r0, #-640]! @ 0xfffffd80 │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ - bls 2cfc70 <__read_chk@plt+0x26a89c> │ │ │ │ + bls 2cfc00 <__read_chk@plt+0x26a82c> │ │ │ │ eor r3, r9, r1, lsl #4 │ │ │ │ @ instruction: 0xf7a14640 │ │ │ │ - @ instruction: 0x4602e972 │ │ │ │ + strmi lr, [r2], -sl, lsr #19 │ │ │ │ vst1.32 {d30}, [pc], lr │ │ │ │ andls r5, r9, r0, asr #14 │ │ │ │ andcc lr, r1, r1, lsr #14 │ │ │ │ stmdami lr, {r1, r2, r8, ip, lr, pc}^ │ │ │ │ - ldrbcc pc, [pc, #79]! @ c3c3f <__read_chk@plt+0x5e86b> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ c3bcf <__read_chk@plt+0x5e7fb> @ │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ sbfx pc, fp, #30, #15 │ │ │ │ andcs r4, r5, #1228800 @ 0x12c000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - svc 0x0054f7a0 │ │ │ │ + svc 0x008cf7a0 │ │ │ │ strmi r9, [r3], -r9, lsl #20 │ │ │ │ @ instruction: 0xf5024629 │ │ │ │ andcs r5, r2, #128, 8 @ 0x80000000 │ │ │ │ streq pc, [r1, #-111] @ 0xffffff91 │ │ │ │ cmnpeq ip, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ andcs r9, r4, r0 │ │ │ │ - blx 100001a <__read_chk@plt+0xf9ac46> │ │ │ │ - bmi 117da88 <__read_chk@plt+0x11186b4> │ │ │ │ + blx ffffaa <__read_chk@plt+0xf9abd6> │ │ │ │ + bmi 117da18 <__read_chk@plt+0x1118644> │ │ │ │ ldrbtmi r2, [sl], #-852 @ 0xfffffcac │ │ │ │ andcc lr, r1, #3358720 @ 0x334000 │ │ │ │ - blmi 10d54f0 <__read_chk@plt+0x107011c> │ │ │ │ + blmi 10d5480 <__read_chk@plt+0x10700ac> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - stmdb sl, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ @ instruction: 0xf88b2200 │ │ │ │ @ instruction: 0x07da2ff8 │ │ │ │ ldreq sp, [fp, pc, lsl #8] │ │ │ │ - bmi ef90a4 <__read_chk@plt+0xe93cd0> │ │ │ │ - blmi ed4e40 <__read_chk@plt+0xe6fa6c> │ │ │ │ + bmi ef9034 <__read_chk@plt+0xe93c60> │ │ │ │ + blmi ed4dd0 <__read_chk@plt+0xe6f9fc> │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ andcs r6, r4, r0, lsl #4 │ │ │ │ andcs r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ - blx 1b00066 <__read_chk@plt+0x1a9ac92> │ │ │ │ - bmi dbda3c <__read_chk@plt+0xd58668> │ │ │ │ + blx 1affff6 <__read_chk@plt+0x1a9ac22> │ │ │ │ + bmi dbd9cc <__read_chk@plt+0xd585f8> │ │ │ │ @ instruction: 0xe7f0447a │ │ │ │ cmpcs r4, #204800 @ 0x32000 │ │ │ │ @ instruction: 0xe7d5447a │ │ │ │ ldrbtmi r4, [sl], #-2609 @ 0xfffff5cf │ │ │ │ ldmdbmi r1!, {r0, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7a04479 │ │ │ │ - @ instruction: 0x4604ef10 │ │ │ │ - ldmib lr!, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strmi lr, [r4], -r8, asr #30 │ │ │ │ + b e81aa8 <__read_chk@plt+0xe1c6d4> │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ andcs pc, r3, #10560 @ 0x2940 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ ldrmi r4, [r1], -r3, lsr #12 │ │ │ │ @ instruction: 0xf0fe2005 │ │ │ │ smmul r2, pc, fp @ │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ @ instruction: 0xf7a04479 │ │ │ │ - @ instruction: 0x4604eefc │ │ │ │ - stmib sl!, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0x4604ef34 │ │ │ │ + b 981ad0 <__read_chk@plt+0x91c6fc> │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ @ instruction: 0x4623fd91 │ │ │ │ andvs lr, r0, sp, asr #19 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ @ instruction: 0xf0fe2005 │ │ │ │ ldr pc, [lr, -fp, lsl #22]! │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - cdp 7, 14, cr15, cr6, cr0, {5} │ │ │ │ + svc 0x001ef7a0 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ stc2l 0, cr15, [r8, #252] @ 0xfc │ │ │ │ @ instruction: 0xf7a0e731 │ │ │ │ - svclt 0x0000ee66 │ │ │ │ + svclt 0x0000ee9e │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, fp │ │ │ │ - eorseq sl, r5, ip, lsl #29 │ │ │ │ + ldrshteq sl, [r5], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r7, sl, asr r2 @ │ │ │ │ - andseq r9, r8, r6, lsr #26 │ │ │ │ - andseq r9, r8, r4, lsr #26 │ │ │ │ - eorseq r9, fp, r2, asr #21 │ │ │ │ - eorseq pc, r7, ip, lsl #4 │ │ │ │ - andseq r9, r8, lr, asr #25 │ │ │ │ - andseq r8, r9, lr, lsl lr │ │ │ │ - eorseq sl, r5, r8, lsl sp │ │ │ │ - eoreq sl, r8, r4, lsl r4 │ │ │ │ - andseq r9, r8, sl, ror fp │ │ │ │ - andseq ip, sl, lr, asr #29 │ │ │ │ - andseq r8, r9, r6, asr sp │ │ │ │ - andseq r9, r8, r4, lsr sl │ │ │ │ - andseq r8, r9, r0, lsr sp │ │ │ │ - andseq r9, r8, ip, lsl #20 │ │ │ │ - andseq ip, sl, ip, ror lr │ │ │ │ - @ instruction: 0x001899f2 │ │ │ │ - @ instruction: 0x00198cbc │ │ │ │ - @ instruction: 0x00198cb0 │ │ │ │ - andseq sl, r8, r2, lsl #5 │ │ │ │ + eorseq pc, r7, sl, asr #5 │ │ │ │ + andseq r9, r8, lr, ror #24 │ │ │ │ + andseq r9, r8, ip, ror #24 │ │ │ │ + eorseq r9, fp, r2, lsr fp │ │ │ │ + eorseq pc, r7, ip, ror r2 @ │ │ │ │ + andseq r9, r8, r6, lsl ip │ │ │ │ + andseq r8, r9, r2, lsr sp │ │ │ │ + eorseq sl, r5, r8, lsl #27 │ │ │ │ + eoreq sl, r8, r8, lsr #6 │ │ │ │ + andseq r9, r8, r2, asr #21 │ │ │ │ + andseq ip, sl, r2, ror #27 │ │ │ │ + andseq r8, r9, sl, ror #24 │ │ │ │ + andseq r9, r8, ip, ror r9 │ │ │ │ + andseq r8, r9, r4, asr #24 │ │ │ │ + andseq r9, r8, r4, asr r9 │ │ │ │ + mulseq sl, r0, sp │ │ │ │ + andseq r9, r8, sl, lsr r9 │ │ │ │ + @ instruction: 0x00198bd0 │ │ │ │ + andseq r8, r9, r4, asr #23 │ │ │ │ + andseq sl, r8, sl, asr #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ - bmi f555c4 <__read_chk@plt+0xef01f0> │ │ │ │ + bmi f55554 <__read_chk@plt+0xef0180> │ │ │ │ @ instruction: 0xf5ad4b3a │ │ │ │ ldrbtmi r7, [sl], #-3331 @ 0xfffff2fd │ │ │ │ ldrdls pc, [r4], #143 @ 0x8f @ │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ orrls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcs fp, r1, r1, ror r9 │ │ │ │ - blmi d9665c <__read_chk@plt+0xd31288> │ │ │ │ + blmi d965ec <__read_chk@plt+0xd31218> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe11ddf8 <__read_chk@plt+0xfe0b8a24> │ │ │ │ + blls fe11dd88 <__read_chk@plt+0xfe0b89b4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r9, r0, lsl #6 │ │ │ │ stcvc 5, cr15, [r3, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strmi r6, [sp], -fp, lsl #20 │ │ │ │ @ instruction: 0xddec2b00 │ │ │ │ ldrsbtge pc, [r4], pc @ │ │ │ │ @@ -96900,38 +96872,38 @@ │ │ │ │ @ instruction: 0xf8594b1e │ │ │ │ ldrbmi fp, [r9], -r3 │ │ │ │ stc2l 0, cr15, [r2, #588]! @ 0x24c │ │ │ │ ldrbmi fp, [r9], -r0, asr #6 │ │ │ │ @ instruction: 0xf0934650 │ │ │ │ tstplt r8, #14144 @ p-variant is OBSOLETE @ 0x3740 │ │ │ │ strcc r6, [r1], #-2603 @ 0xfffff5d5 │ │ │ │ - blle fefd4894 <__read_chk@plt+0xfef6f4c0> │ │ │ │ + blle fefd4824 <__read_chk@plt+0xfef6f450> │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ bicsle r2, r3, r0, lsl #30 │ │ │ │ strtmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0c74629 │ │ │ │ stmdacs r0, {r0, r1, r5, fp, ip, sp, lr, pc} │ │ │ │ - bvs bb816c <__read_chk@plt+0xb52d98> │ │ │ │ + bvs bb80fc <__read_chk@plt+0xb52d28> │ │ │ │ addsmi r3, ip, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf8d6dcad │ │ │ │ movwcs r0, #188 @ 0xbc │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf816f0c7 │ │ │ │ sbcle r2, r6, r0, lsl #16 │ │ │ │ - bvs bbde00 <__read_chk@plt+0xb58a2c> │ │ │ │ + bvs bbdd90 <__read_chk@plt+0xb589bc> │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0xf8d6db9f │ │ │ │ @ instruction: 0xe7b700bc │ │ │ │ ldr r2, [fp, r0] │ │ │ │ - ldc 7, cr15, [r6, #640]! @ 0x280 │ │ │ │ - eorseq sl, r5, r6, lsl fp │ │ │ │ + stcl 7, cr15, [lr, #640]! @ 0x280 │ │ │ │ + eorseq sl, r5, r6, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r5, r0, lsl fp │ │ │ │ - ldrshteq sl, [r5], -ip │ │ │ │ - eoreq r6, lr, ip, lsl r0 │ │ │ │ + eorseq sl, r5, r0, lsl #23 │ │ │ │ + eorseq sl, r5, ip, ror #22 │ │ │ │ + eoreq r5, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 11, cr15, cr0, cr12, {6} │ │ │ │ strmi pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df4617 │ │ │ │ @@ -96949,223 +96921,223 @@ │ │ │ │ cmple r3, r0, lsl #30 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ adchi pc, sp, r0, lsl #6 │ │ │ │ stmdavs r3!, {r1, r3, r8, r9, sl, fp, sp, pc} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdavs r2!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ - blx ff7002ee <__read_chk@plt+0xff69af1a> │ │ │ │ + blx ff70027e <__read_chk@plt+0xff69aeaa> │ │ │ │ ldrtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ andls r2, r1, r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x463823fa │ │ │ │ - @ instruction: 0xf7a04619 │ │ │ │ - shsub8mi lr, r8, sl │ │ │ │ + @ instruction: 0xf7a14619 │ │ │ │ + @ instruction: 0x4638e832 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf12030f9 │ │ │ │ - stmdacs r0, {r0, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, r6, r0, lsl #5 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ @ instruction: 0x2600819f │ │ │ │ ldrcs pc, [r0], #2271 @ 0x8df │ │ │ │ strcc pc, [r0], #2271 @ 0x8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 131df74 <__read_chk@plt+0x12b8ba0> │ │ │ │ + blls 131df04 <__read_chk@plt+0x12b8b30> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46308233 │ │ │ │ pop {r0, r1, r3, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d08ff0 │ │ │ │ @ instruction: 0xf0f400bc │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stccs 0, cr13, [r0], {231} @ 0xe7 │ │ │ │ @ instruction: 0xf1bbd1bb │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf5098107 │ │ │ │ @ instruction: 0xf99a5a40 │ │ │ │ - blcs d03bc <__read_chk@plt+0x6afe8> │ │ │ │ + blcs d034c <__read_chk@plt+0x6af78> │ │ │ │ smlabbhi r0, r0, r2, pc @ │ │ │ │ svceq 0x0002f1bb │ │ │ │ ssatmi fp, #1, r8, lsl #30 │ │ │ │ orrshi pc, lr, r0 │ │ │ │ strbcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ and r4, pc, fp, ror r4 @ │ │ │ │ - bpl 1101380 <__read_chk@plt+0x109bfac> │ │ │ │ + bpl 1101310 <__read_chk@plt+0x109bf3c> │ │ │ │ @ instruction: 0x311ff99a │ │ │ │ - ble fea0eb64 <__read_chk@plt+0xfe9a9790> │ │ │ │ + ble fea0eaf4 <__read_chk@plt+0xfe9a9720> │ │ │ │ svceq 0x0002f1bb │ │ │ │ orrshi pc, r0, r0 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf8dfddee │ │ │ │ ldrbtmi r3, [fp], #-1060 @ 0xfffffbdc │ │ │ │ @ instruction: 0xf10d9301 │ │ │ │ @ instruction: 0xf8df0b1c │ │ │ │ andcs r3, r1, #28, 8 @ 0x1c000000 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ movwcs r9, #41728 @ 0xa300 │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - @ instruction: 0xf8dfefa2 │ │ │ │ + @ instruction: 0xf8dfefda │ │ │ │ ldreq r3, [pc, ip, lsl #8]! │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ ldmdalt r4, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcc pc, r9, fp, lsl #17 │ │ │ │ tstphi r7, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - blmi fffe4554 <__read_chk@plt+0xfff7f180> │ │ │ │ + blmi fffe44e4 <__read_chk@plt+0xfff7f110> │ │ │ │ ldrbtmi r4, [fp], #-2812 @ 0xfffff504 │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ - blmi fffafbe8 <__read_chk@plt+0xfff4a814> │ │ │ │ + blmi fffafb78 <__read_chk@plt+0xfff4a7a4> │ │ │ │ stmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ andcs r2, r1, #2048 @ 0x800 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x461923fa │ │ │ │ - svc 0x0080f7a0 │ │ │ │ + svc 0x00b8f7a0 │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0x463830f9 │ │ │ │ - bmi ffd9e328 <__read_chk@plt+0xffd38f54> │ │ │ │ + bmi ffd9e2b8 <__read_chk@plt+0xffd38ee4> │ │ │ │ submi r9, r9, #67108864 @ 0x4000000 │ │ │ │ movwcs r4, #33914 @ 0x847a │ │ │ │ eorseq pc, r8, #2097152 @ 0x200000 │ │ │ │ cmncs r8, #134217728 @ 0x8000000 │ │ │ │ cmncs sp, #0, 6 │ │ │ │ - blx 50006a <__read_chk@plt+0x49ac96> │ │ │ │ + blx 4ffffa <__read_chk@plt+0x49ac26> │ │ │ │ @ instruction: 0xf0002869 │ │ │ │ ldmdacs r8!, {r3, r4, r6, r8, pc}^ │ │ │ │ tstphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [r8], #-2282 @ 0xfffff716 │ │ │ │ stc2l 0, cr15, [lr, #-748] @ 0xfffffd14 │ │ │ │ @ instruction: 0x4640e770 │ │ │ │ @ instruction: 0xf108af0a │ │ │ │ - blmi ffac2ce0 <__read_chk@plt+0xffa5d90c> │ │ │ │ + blmi ffac2c70 <__read_chk@plt+0xffa5d89c> │ │ │ │ andls r2, r1, r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x463823fa │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - shsaxmi lr, r8, r4 │ │ │ │ + ldrtmi lr, [r8], -ip, lsl #31 │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf1203121 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x005af6ff │ │ │ │ - blcs de2d0 <__read_chk@plt+0x78efc> │ │ │ │ + blcs de260 <__read_chk@plt+0x78e8c> │ │ │ │ stmdavs r3!, {r2, r4, r5, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ rsbvs r2, r2, r0, lsl #4 │ │ │ │ addsmi r6, r3, #1769472 @ 0x1b0000 │ │ │ │ ldrmi sp, [r2], lr, ror #26 │ │ │ │ ldmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #37748736 @ 0x2400000 │ │ │ │ - bleq 98019c <__read_chk@plt+0x91adc8> │ │ │ │ + bleq 98012c <__read_chk@plt+0x91ad58> │ │ │ │ strcs lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf8d9461d │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7} │ │ │ │ addshi pc, sl, r0 │ │ │ │ svccs 0x00006927 │ │ │ │ addshi pc, pc, r0 │ │ │ │ adcmi r6, sl, #139264 @ 0x22000 │ │ │ │ @ instruction: 0x2700bfbc │ │ │ │ - blle 4d5968 <__read_chk@plt+0x470594> │ │ │ │ + blle 4d58f8 <__read_chk@plt+0x470524> │ │ │ │ eorne pc, r5, r7, asr r8 @ │ │ │ │ vmls.i8 d18, d0, d0 │ │ │ │ - bvs fe1a42e8 <__read_chk@plt+0xfe13ef14> │ │ │ │ + bvs fe1a4278 <__read_chk@plt+0xfe13eea4> │ │ │ │ svclt 0x003c428b │ │ │ │ smladxcs r0, r9, r6, r4 │ │ │ │ addshi pc, r2, r0, lsl #1 │ │ │ │ vsubl.s8 q10, d16, d26 │ │ │ │ @ instruction: 0xf851808a │ │ │ │ strbmi r1, [r2], -r5, lsr #32 │ │ │ │ mcr2 0, 2, pc, cr12, cr15, {7} @ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ - blmi ff178258 <__read_chk@plt+0xff112e84> │ │ │ │ + blmi ff1781e8 <__read_chk@plt+0xff112e14> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_xc, r3 @ │ │ │ │ ldrble r0, [r7], #-1947 @ 0xfffff865 │ │ │ │ ldmpl r7!, {r1, r2, r3, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ cmnlt r8, r0, lsr #18 │ │ │ │ cmplt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ - blcs d0160 <__read_chk@plt+0x6ad8c> │ │ │ │ - bvs 97b4f0 <__read_chk@plt+0x91611c> │ │ │ │ + blcs d00f0 <__read_chk@plt+0x6ad1c> │ │ │ │ + bvs 97b480 <__read_chk@plt+0x9160ac> │ │ │ │ svclt 0x00d84293 │ │ │ │ eoreq pc, r3, r0, asr r8 @ │ │ │ │ andcs sp, r0, r0, lsl #26 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ strtmi r2, [r9], -r0, lsl #6 │ │ │ │ strlt lr, [r0, -sp, asr #19] │ │ │ │ ldc2 0, cr15, [r0], #836 @ 0x344 │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ andcc lr, r1, #212, 18 @ 0x350000 │ │ │ │ addsmi r3, r3, #67108864 @ 0x4000000 │ │ │ │ stmdavs r2!, {r0, r1, r4, r9, fp, ip, lr, pc} │ │ │ │ - beq 140534 <__read_chk@plt+0xdb160> │ │ │ │ + beq 1404c4 <__read_chk@plt+0xdb0f0> │ │ │ │ @ instruction: 0xf8526063 │ │ │ │ stccs 0, cr5, [r0, #-140] @ 0xffffff74 │ │ │ │ - blls 1fb544 <__read_chk@plt+0x196170> │ │ │ │ + blls 1fb4d4 <__read_chk@plt+0x196100> │ │ │ │ msrcc CPSR_, r3 @ │ │ │ │ strle r0, [r2, #1951]! @ 0x79f │ │ │ │ @ instruction: 0xf121200c │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r5, fp, ip, sp, lr, pc} │ │ │ │ stcls 1, cr13, [r5, #-628] @ 0xfffffd8c │ │ │ │ stcls 0, cr14, [r5, #-224] @ 0xffffff20 │ │ │ │ @ instruction: 0xf1202601 │ │ │ │ - stccs 15, cr15, [r0, #-852] @ 0xfffffcac │ │ │ │ + stccs 15, cr15, [r0, #-500] @ 0xfffffe0c │ │ │ │ mcrge 4, 7, pc, cr0, cr15, {1} @ │ │ │ │ @ instruction: 0xf0f44620 │ │ │ │ @ instruction: 0xe6dbfd9d │ │ │ │ @ instruction: 0xf04faf0a │ │ │ │ @ instruction: 0xf10830ff │ │ │ │ - blmi fe842bac <__read_chk@plt+0xfe7dd7d8> │ │ │ │ + blmi fe842b3c <__read_chk@plt+0xfe7dd768> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ andcc lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0x463823fa │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - @ instruction: 0x4638eeba │ │ │ │ + @ instruction: 0x4638eef2 │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf12030f9 │ │ │ │ - stmdacs r0, {r0, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ssat sp, #32, lr, asr #21 │ │ │ │ @ instruction: 0x46394b92 │ │ │ │ @ instruction: 0x465358f7 │ │ │ │ @ instruction: 0xf7f3463a │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmibmi r0, {r5, r7, r8, ip, lr, pc} │ │ │ │ stcls 2, cr2, [r5, #-20] @ 0xffffffec │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip], {160} @ 0xa0 │ │ │ │ + stcl 7, cr15, [r4], {160} @ 0xa0 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ - blx 1c8029e <__read_chk@plt+0x1c1aeca> │ │ │ │ + blx 1c8022e <__read_chk@plt+0x1c1ae5a> │ │ │ │ strb r2, [r6, r0, lsl #12] │ │ │ │ stmdbvs r1!, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - bvs 96ffa0 <__read_chk@plt+0x90abcc> │ │ │ │ + bvs 96ff30 <__read_chk@plt+0x90ab5c> │ │ │ │ @ instruction: 0xf6bf42aa │ │ │ │ tstcs r0, r6, ror pc │ │ │ │ @ instruction: 0x4639e775 │ │ │ │ ldrb r2, [r0, -r0, lsl #14]! │ │ │ │ - mrc2 1, 0, pc, cr0, cr2, {1} │ │ │ │ + ldc2 1, cr15, [r8, #200]! @ 0xc8 │ │ │ │ @ instruction: 0xf8d94607 │ │ │ │ svccs 0x000000bc │ │ │ │ @ instruction: 0xf997d0eb │ │ │ │ - blcs d034c <__read_chk@plt+0x6af78> │ │ │ │ + blcs d02dc <__read_chk@plt+0x6af08> │ │ │ │ strcs fp, [r0, -r8, lsr #31] │ │ │ │ - blmi 1ffe170 <__read_chk@plt+0x1f98d9c> │ │ │ │ + blmi 1ffe100 <__read_chk@plt+0x1f98d2c> │ │ │ │ andcs sl, r1, #10, 30 @ 0x28 │ │ │ │ ldrbtmi r4, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - blmi 1f68df0 <__read_chk@plt+0x1f03a1c> │ │ │ │ + blmi 1f68d80 <__read_chk@plt+0x1f039ac> │ │ │ │ andlt pc, ip, sp, asr #17 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ mvnscs r9, #0, 6 │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - @ instruction: 0xf8daee6c │ │ │ │ + @ instruction: 0xf8daeea4 │ │ │ │ @ instruction: 0xf04f3280 │ │ │ │ @ instruction: 0xf8870200 │ │ │ │ - bls 1cc5f0 <__read_chk@plt+0x16721c> │ │ │ │ + bls 1cc580 <__read_chk@plt+0x1671ac> │ │ │ │ ldmvs r9, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf6022300 │ │ │ │ movwls r0, #4664 @ 0x1238 │ │ │ │ movwcs r4, #33353 @ 0x8249 │ │ │ │ cmncs r8, #134217728 @ 0x8000000 │ │ │ │ cmncs sp, #0, 6 │ │ │ │ @ instruction: 0xf9faf01b │ │ │ │ @@ -97175,285 +97147,285 @@ │ │ │ │ ldc2 0, cr15, [sl], #-748 @ 0xfffffd14 │ │ │ │ @ instruction: 0xf0f44620 │ │ │ │ @ instruction: 0xe65cfd1f │ │ │ │ svceq 0x0001f1b8 │ │ │ │ stccs 12, cr13, [r0], {3} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr7, cr15, {3} │ │ │ │ @ instruction: 0x4640e77b │ │ │ │ - blx 600674 <__read_chk@plt+0x59b2a0> │ │ │ │ + blx 600604 <__read_chk@plt+0x59b230> │ │ │ │ andcs r4, r1, #99328 @ 0x18400 │ │ │ │ ldrbtmi r9, [fp], #-1 │ │ │ │ mvnscs r9, #0, 6 │ │ │ │ @ instruction: 0x46194638 │ │ │ │ - cdp 7, 3, cr15, cr6, cr0, {5} │ │ │ │ + cdp 7, 6, cr15, cr14, cr0, {5} │ │ │ │ movwcs r4, #1592 @ 0x638 │ │ │ │ rscscc pc, r9, r7, lsl #17 │ │ │ │ - blx fe9806f6 <__read_chk@plt+0xfe91b322> │ │ │ │ + blx 1380686 <__read_chk@plt+0x131b2b2> │ │ │ │ @ instruction: 0xf6ff2800 │ │ │ │ stccs 14, cr10, [r0], {61} @ 0x3d │ │ │ │ svcge 0x0058f43f │ │ │ │ - blmi 16bddfc <__read_chk@plt+0x1658a28> │ │ │ │ + blmi 16bdd8c <__read_chk@plt+0x16589b8> │ │ │ │ ldrbtmi r4, [fp], #-2647 @ 0xfffff5a9 │ │ │ │ @ instruction: 0xe696447a │ │ │ │ andcs r4, r5, #1409024 @ 0x158000 │ │ │ │ andcs r2, r0, r0, lsl #12 │ │ │ │ @ instruction: 0xf7a04479 │ │ │ │ - ldrtmi lr, [r3], -sl, lsl #24 │ │ │ │ + ldrtmi lr, [r3], -r2, asr #24 │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf01b9600 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ mcrge 4, 5, pc, cr14, cr15, {3} @ │ │ │ │ ldrble r0, [r0], #-1978 @ 0xfffff846 │ │ │ │ stccs 15, cr10, [r0, #-40] @ 0xffffffd8 │ │ │ │ - blmi 143839c <__read_chk@plt+0x13d2fc8> │ │ │ │ + blmi 143832c <__read_chk@plt+0x13d2f58> │ │ │ │ ldrtmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2891 @ 0xfffff4b5 │ │ │ │ mvnscs r9, #0, 6 │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - movwcs lr, #3588 @ 0xe04 │ │ │ │ + movwcs lr, #3644 @ 0xe3c │ │ │ │ @ instruction: 0xf8874638 │ │ │ │ @ instruction: 0xf12030f9 │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf046dbac │ │ │ │ strmi pc, [r1], -r7, asr #29 │ │ │ │ stmdami r3, {r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ - @ instruction: 0xf1214478 │ │ │ │ - strtmi pc, [sl], -r3, lsr #16 │ │ │ │ + @ instruction: 0xf1204478 │ │ │ │ + strtmi pc, [sl], -fp, asr #31 │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ stc2 7, cr15, [lr, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdbmi lr!, {r0, r3, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ ldmdbmi sp!, {r2, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ec4479 │ │ │ │ andcs r4, r1, #60, 22 @ 0xf000 │ │ │ │ ldrbtmi r4, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - blmi fa8f1c <__read_chk@plt+0xf43b48> │ │ │ │ + blmi fa8eac <__read_chk@plt+0xf43ad8> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x461923fa │ │ │ │ - ldcl 7, cr15, [r8, #640] @ 0x280 │ │ │ │ + cdp 7, 1, cr15, cr0, cr0, {5} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blmi ebe274 <__read_chk@plt+0xe58ea0> │ │ │ │ + blmi ebe204 <__read_chk@plt+0xe58e30> │ │ │ │ ldrtmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2869 @ 0xfffff4cb │ │ │ │ mvnscs r9, #0, 6 │ │ │ │ @ instruction: 0xf7a04619 │ │ │ │ - ldrtmi lr, [r8], -sl, asr #27 │ │ │ │ + ldrtmi lr, [r8], -r2, lsl #28 │ │ │ │ rscspl pc, r9, r7, lsl #17 │ │ │ │ - blx e807ce <__read_chk@plt+0xe1b3fa> │ │ │ │ - ble ff24e350 <__read_chk@plt+0xff1e8f7c> │ │ │ │ - blmi cbdaa0 <__read_chk@plt+0xc586cc> │ │ │ │ + blx ff88075c <__read_chk@plt+0xff81b388> │ │ │ │ + ble ff24e2e0 <__read_chk@plt+0xff1e8f0c> │ │ │ │ + blmi cbda30 <__read_chk@plt+0xc5865c> │ │ │ │ andcs sl, r1, #10, 30 @ 0x28 │ │ │ │ ldrbtmi r4, [fp], #-1592 @ 0xfffff9c8 │ │ │ │ - blmi c28f64 <__read_chk@plt+0xbc3b90> │ │ │ │ + blmi c28ef4 <__read_chk@plt+0xbc3b20> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x461923fa │ │ │ │ - ldc 7, cr15, [r4, #640]! @ 0x280 │ │ │ │ + stcl 7, cr15, [ip, #640]! @ 0x280 │ │ │ │ @ instruction: 0xf88d4638 │ │ │ │ @ instruction: 0xf1206121 │ │ │ │ - stmdacs r0, {r0, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe75ddab1 │ │ │ │ - bl 882200 <__read_chk@plt+0x81ce2c> │ │ │ │ - eorseq sl, r5, r0, lsl #20 │ │ │ │ + bl 1682190 <__read_chk@plt+0x161cdbc> │ │ │ │ + eorseq sl, r5, r0, ror sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq sl, [r5], -r6 │ │ │ │ - andseq r8, r9, r8, ror #22 │ │ │ │ - eorseq sl, r5, r0, lsl #19 │ │ │ │ - eoreq r7, lr, ip, ror #19 │ │ │ │ - andseq r4, fp, lr, lsl #8 │ │ │ │ - andseq r8, r9, r2, lsr sl │ │ │ │ - ldrshteq lr, [r7], -r8 │ │ │ │ - eoreq r7, lr, sl, lsl #19 │ │ │ │ - mlaeq r6, r0, r0, r6 │ │ │ │ - @ instruction: 0x001989fc │ │ │ │ - eorseq lr, r7, r8, lsr #25 │ │ │ │ - strdeq pc, [r7], -sl @ │ │ │ │ - andseq r1, r9, r8, asr r9 │ │ │ │ + eorseq sl, r5, r6, ror #20 │ │ │ │ + andseq r8, r9, ip, ror sl │ │ │ │ + ldrshteq sl, [r5], -r0 │ │ │ │ + strdeq r7, [lr], -r0 @ │ │ │ │ + andseq r4, fp, r2, lsr #6 │ │ │ │ + andseq r8, r9, r6, asr #18 │ │ │ │ + eorseq lr, r7, r8, ror #26 │ │ │ │ + eoreq r7, lr, lr, lsl #17 │ │ │ │ + eoreq r5, r6, r4, lsr #31 │ │ │ │ + andseq r8, r9, r0, lsl r9 │ │ │ │ + eorseq lr, r7, r8, lsl sp │ │ │ │ + eoreq pc, r7, lr, lsl #28 │ │ │ │ + andseq r1, r9, ip, ror #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ - andseq r8, r9, sl, ror #17 │ │ │ │ - andseq r8, r9, sl, lsl #17 │ │ │ │ - eoreq r9, r9, lr, ror #3 │ │ │ │ - andseq r8, r9, ip, asr r8 │ │ │ │ - @ instruction: 0x001987d2 │ │ │ │ - ldrdeq pc, [r7], -r2 @ │ │ │ │ - andseq r1, r9, lr, lsl r7 │ │ │ │ - andseq r8, r9, sl, lsl r7 │ │ │ │ - andseq r5, r8, ip, ror #24 │ │ │ │ - andseq r8, r9, r8, lsl r7 │ │ │ │ - andseq r8, r9, r4, ror r7 │ │ │ │ - andseq r8, r9, sl, lsr #14 │ │ │ │ - mulseq r9, r4, r9 │ │ │ │ - @ instruction: 0x001986fa │ │ │ │ - eoreq r7, lr, r8, lsr r6 │ │ │ │ - @ instruction: 0x001986d2 │ │ │ │ - @ instruction: 0x001986d4 │ │ │ │ - eoreq r7, lr, r0, lsl r6 │ │ │ │ - @ instruction: 0x001986b6 │ │ │ │ - andseq r8, r9, sl, lsl #13 │ │ │ │ - andseq r8, r9, ip, lsl #13 │ │ │ │ + @ instruction: 0x001987fe │ │ │ │ + mulseq r9, lr, r7 │ │ │ │ + eoreq r9, r9, r2, lsl #2 │ │ │ │ + andseq r8, r9, r0, ror r7 │ │ │ │ + andseq r8, r9, r6, ror #13 │ │ │ │ + eoreq pc, r7, r6, ror #23 │ │ │ │ + andseq r1, r9, r2, lsr r6 │ │ │ │ + andseq r8, r9, lr, lsr #12 │ │ │ │ + @ instruction: 0x00185bb4 │ │ │ │ + andseq r8, r9, ip, lsr #12 │ │ │ │ + andseq r8, r9, r8, lsl #13 │ │ │ │ + andseq r8, r9, lr, lsr r6 │ │ │ │ + andseq ip, r9, r8, lsr #17 │ │ │ │ + andseq r8, r9, lr, lsl #12 │ │ │ │ + eoreq r7, lr, ip, lsr r5 │ │ │ │ + andseq r8, r9, r6, ror #11 │ │ │ │ + andseq r8, r9, r8, ror #11 │ │ │ │ + eoreq r7, lr, r4, lsl r5 │ │ │ │ + andseq r8, r9, sl, asr #11 │ │ │ │ + mulseq r9, lr, r5 │ │ │ │ + andseq r8, r9, r0, lsr #11 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ stmibmi ip!, {r1, r2, r3, r9, sl, lr} │ │ │ │ - bmi febd5c8c <__read_chk@plt+0xfeb708b8> │ │ │ │ + bmi febd5c1c <__read_chk@plt+0xfeb70848> │ │ │ │ adclt r4, r1, r9, ror r4 │ │ │ │ stmpl sl, {r0, r2, r9, sl, lr} │ │ │ │ ldrdls pc, [r8], sp @ │ │ │ │ andsls r6, pc, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf0094aa7 │ │ │ │ ldrbtmi r0, [sl], #-2049 @ 0xfffff7ff │ │ │ │ - bleq 140870 <__read_chk@plt+0xdb49c> │ │ │ │ - blcs e8c64 <__read_chk@plt+0x83890> │ │ │ │ + bleq 140800 <__read_chk@plt+0xdb42c> │ │ │ │ + blcs e8bf4 <__read_chk@plt+0x83820> │ │ │ │ cmnphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bpl 110185c <__read_chk@plt+0x109c488> │ │ │ │ + bpl 11017ec <__read_chk@plt+0x109c418> │ │ │ │ @ instruction: 0x3115f89a │ │ │ │ svclt 0x005c0798 │ │ │ │ movwcs r2, #33801 @ 0x8409 │ │ │ │ - blmi fe8b98b0 <__read_chk@plt+0xfe8544dc> │ │ │ │ - bmi fe88d498 <__read_chk@plt+0xfe8280c4> │ │ │ │ + blmi fe8b9840 <__read_chk@plt+0xfe85446c> │ │ │ │ + bmi fe88d428 <__read_chk@plt+0xfe828054> │ │ │ │ ldrbtmi r2, [fp], #-42 @ 0xffffffd6 │ │ │ │ ldrbtmi r4, [sl], #-2462 @ 0xfffff662 │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf50328f0 │ │ │ │ @ instruction: 0xf8c36207 │ │ │ │ movwcs r1, #39156 @ 0x98f4 │ │ │ │ stmib r2, {r1, r3, r5, r8, sp}^ │ │ │ │ @ instruction: 0xf89a011e │ │ │ │ smmlaeq r1, r4, r1, r2 │ │ │ │ ldmibmi r7, {r0, r2, r4, r8, sl, ip, lr, pc} │ │ │ │ - ldc 1, cr0, [pc, #108] @ c4508 <__read_chk@plt+0x5f134> │ │ │ │ + ldc 1, cr0, [pc, #108] @ c4498 <__read_chk@plt+0x5f0c4> │ │ │ │ ldrbtmi r7, [r9], #-2946 @ 0xfffff47e │ │ │ │ subsgt pc, r4, #14614528 @ 0xdf0000 │ │ │ │ cdpeq 6, 6, cr15, cr8, cr1, {0} │ │ │ │ ldrmi r4, [lr], #1049 @ 0x419 │ │ │ │ @ instruction: 0x46234893 │ │ │ │ ldrbtmi r3, [ip], #1025 @ 0x401 │ │ │ │ stc 4, cr4, [lr, #480] @ 0x1e0 │ │ │ │ @ instruction: 0xf8c17b00 │ │ │ │ @ instruction: 0xf8c1c870 │ │ │ │ ldmibeq r2, {r2, r4, r5, r6, fp}^ │ │ │ │ - bmi fe478518 <__read_chk@plt+0xfe413144> │ │ │ │ - ldc 1, cr0, [pc, #108] @ c4538 <__read_chk@plt+0x5f164> │ │ │ │ + bmi fe4784a8 <__read_chk@plt+0xfe4130d4> │ │ │ │ + ldc 1, cr0, [pc, #108] @ c44c8 <__read_chk@plt+0x5f0f4> │ │ │ │ ldrbtmi r7, [sl], #-2936 @ 0xfffff488 │ │ │ │ @ instruction: 0xf602488c │ │ │ │ ldrmi r0, [sl], #-3176 @ 0xfffff398 │ │ │ │ stmibmi fp, {r2, r3, r4, r7, sl, lr} │ │ │ │ strcc r4, [r1], #-1571 @ 0xfffff9dd │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ - blvc ffb18 <__read_chk@plt+0x9a744> │ │ │ │ + blvc ffaa8 <__read_chk@plt+0x9a6d4> │ │ │ │ ldmdaeq r0!, {r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdane r4!, {r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf019d037 │ │ │ │ andsle r0, fp, r6, lsl #30 │ │ │ │ tsteq r9, r3, lsl #21 │ │ │ │ - blvc 1bffb80 <__read_chk@plt+0x1b9a7ac> │ │ │ │ + blvc 1bffb10 <__read_chk@plt+0x1b9a73c> │ │ │ │ svceq 0x0002f019 │ │ │ │ - blmi fe1156f4 <__read_chk@plt+0xfe0b0320> │ │ │ │ + blmi fe115684 <__read_chk@plt+0xfe0b02b0> │ │ │ │ rsbeq pc, r8, r2, lsl #12 │ │ │ │ strmi r4, [r8], #-1034 @ 0xfffffbf6 │ │ │ │ stc 4, cr4, [r0, #492] @ 0x1ec │ │ │ │ @ instruction: 0xf8c27b00 │ │ │ │ @ instruction: 0xf0003870 │ │ │ │ - bmi 1fe4df4 <__read_chk@plt+0x1f7fa20> │ │ │ │ - blmi 1fd5710 <__read_chk@plt+0x1f7033c> │ │ │ │ + bmi 1fe4d84 <__read_chk@plt+0x1f7f9b0> │ │ │ │ + blmi 1fd56a0 <__read_chk@plt+0x1f702cc> │ │ │ │ strmi r4, [fp], #-1147 @ 0xfffffb85 │ │ │ │ ldmdacs r4!, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strcc r4, [r1], #-1571 @ 0xfffff9dd │ │ │ │ tsteq r8, r9, ror sl │ │ │ │ - blvc 18ffbb8 <__read_chk@plt+0x189a7e4> │ │ │ │ + blvc 18ffb48 <__read_chk@plt+0x189a774> │ │ │ │ svceq 0x0008f019 │ │ │ │ - blmi 1e9572c <__read_chk@plt+0x1e30358> │ │ │ │ + blmi 1e956bc <__read_chk@plt+0x1e302e8> │ │ │ │ msreq (UNDEF: 104), r2 │ │ │ │ strmi r4, [r1], #-1026 @ 0xfffffbfe │ │ │ │ stc 4, cr4, [r1, #492] @ 0x1ec │ │ │ │ @ instruction: 0xf8c27b00 │ │ │ │ @ instruction: 0xf0003870 │ │ │ │ - blmi 1d64d2c <__read_chk@plt+0x1cff958> │ │ │ │ + blmi 1d64cbc <__read_chk@plt+0x1cff8e8> │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ @ instruction: 0x46233874 │ │ │ │ @ instruction: 0xf89a3401 │ │ │ │ @ instruction: 0xf8df2126 │ │ │ │ @ instruction: 0x0792a1bc │ │ │ │ ldrle r4, [r3, #-1274] @ 0xfffffb06 │ │ │ │ tsteq fp, sp, ror #20 │ │ │ │ andeq pc, r8, r3, lsl #2 │ │ │ │ - blvc 153fbfc <__read_chk@plt+0x14da828> │ │ │ │ + blvc 153fb8c <__read_chk@plt+0x14da7b8> │ │ │ │ @ instruction: 0xf602447a │ │ │ │ ldmne r1, {r3, r5, r6, r9}^ │ │ │ │ @ instruction: 0x0c00eb02 │ │ │ │ strcc r4, [r1], #-1571 @ 0xfffff9dd │ │ │ │ - blvc ffb98 <__read_chk@plt+0x9a7c4> │ │ │ │ + blvc ffb28 <__read_chk@plt+0x9a754> │ │ │ │ andge pc, r0, r2, asr #16 │ │ │ │ andge pc, r4, ip, asr #17 │ │ │ │ movwls r4, #22064 @ 0x5630 │ │ │ │ - blx fff809b8 <__read_chk@plt+0xfff1b5e4> │ │ │ │ + blx fff80948 <__read_chk@plt+0xfff1b574> │ │ │ │ stmdacs r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x81bef040 │ │ │ │ - b 1496f30 <__read_chk@plt+0x1431b5c> │ │ │ │ - ldc 14, cr1, [pc, #12] @ c45c0 <__read_chk@plt+0x5f1ec> │ │ │ │ + b 1496ec0 <__read_chk@plt+0x1431aec> │ │ │ │ + ldc 14, cr1, [pc, #12] @ c4550 <__read_chk@plt+0x5f17c> │ │ │ │ @ instruction: 0xf1047b46 │ │ │ │ ldrbtmi r0, [sl], #-2305 @ 0xfffff6ff │ │ │ │ @ instruction: 0xf602495d │ │ │ │ - bl 147764 <__read_chk@plt+0xe2390> │ │ │ │ + bl 1476f4 <__read_chk@plt+0xe2320> │ │ │ │ ldrbtmi r0, [r4], #14 │ │ │ │ ldrbtmi r4, [r9], #-2907 @ 0xfffff4a5 │ │ │ │ stc 4, cr4, [ip, #492] @ 0x1ec │ │ │ │ @ instruction: 0xf8c07b00 │ │ │ │ @ instruction: 0xf8c01870 │ │ │ │ stmdbge r7, {r2, r4, r5, r6, fp, ip, sp} │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf0e29105 │ │ │ │ stmdbls r5, {r0, r1, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blmi 15a4cb4 <__read_chk@plt+0x153f8e0> │ │ │ │ + blmi 15a4c44 <__read_chk@plt+0x153f870> │ │ │ │ @ instruction: 0xf1040124 │ │ │ │ - ldc 1, cr0, [pc, #32] @ c4618 <__read_chk@plt+0x5f244> │ │ │ │ + ldc 1, cr0, [pc, #32] @ c45a8 <__read_chk@plt+0x5f1d4> │ │ │ │ ldrbtmi r7, [fp], #-2871 @ 0xfffff4c9 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andne lr, r9, #3072 @ 0xc00 │ │ │ │ msreq SPSR_f, #3145728 @ 0x300000 │ │ │ │ - bl 19567c <__read_chk@plt+0x1302a8> │ │ │ │ + bl 19560c <__read_chk@plt+0x130238> │ │ │ │ stc 12, cr0, [r4, #4] │ │ │ │ @ instruction: 0xf8437b00 │ │ │ │ @ instruction: 0xf8cca001 │ │ │ │ @ instruction: 0xf8c2a004 │ │ │ │ @ instruction: 0xf1b80868 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi 1264c20 <__read_chk@plt+0x11ff84c> │ │ │ │ + blmi 1264bb0 <__read_chk@plt+0x11ff7dc> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ - blmi 122f65c <__read_chk@plt+0x11ca288> │ │ │ │ + blmi 122f5ec <__read_chk@plt+0x11ca218> │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - mcrr 7, 10, pc, sl, cr0 @ │ │ │ │ + stc 7, cr15, [r2], {160} @ 0xa0 │ │ │ │ movwcs r4, #2625 @ 0xa41 │ │ │ │ ldrbtmi r9, [sl], #-2347 @ 0xfffff6d5 │ │ │ │ @ instruction: 0xf6024620 │ │ │ │ movwls r0, #4712 @ 0x1268 │ │ │ │ rsbscc pc, fp, sp, lsl #17 │ │ │ │ movwls r2, #8968 @ 0x2308 │ │ │ │ movwls r2, #867 @ 0x363 │ │ │ │ @ instruction: 0xf01b237a │ │ │ │ strmi pc, [r4], -pc, lsr #28 │ │ │ │ - bl 3024e8 <__read_chk@plt+0x29d114> │ │ │ │ + bl 1102478 <__read_chk@plt+0x109d0a4> │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldrbeq r3, [fp, #20] │ │ │ │ addhi pc, r4, r0, asr #2 │ │ │ │ orreq pc, r0, #4, 2 │ │ │ │ svcvc 0x00c0f5b3 │ │ │ │ strcs sp, [r0], #-889 @ 0xfffffc87 │ │ │ │ - blmi 696f4c <__read_chk@plt+0x631b78> │ │ │ │ + blmi 696edc <__read_chk@plt+0x631b08> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 89e6f4 <__read_chk@plt+0x839320> │ │ │ │ + blls 89e684 <__read_chk@plt+0x8392b0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462082d9 │ │ │ │ pop {r0, r5, ip, sp, pc} │ │ │ │ svclt 0x00008ff0 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -97466,53 +97438,53 @@ │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andmi r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - eorseq sl, r5, r4, asr r4 │ │ │ │ + eorseq sl, r5, r4, asr #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r5, sl, lsr r4 │ │ │ │ - eorseq lr, r7, lr, lsl r8 │ │ │ │ - andseq pc, r8, r6, lsl #9 │ │ │ │ - eoreq r4, r0, r4, lsl #25 │ │ │ │ - ldrshteq lr, [r7], -r2 │ │ │ │ - eoreq r6, r3, r2, lsl #18 │ │ │ │ - andseq r6, r9, ip, lsr #24 │ │ │ │ - eorseq lr, r7, r2, asr #15 │ │ │ │ - @ instruction: 0x001a57d4 │ │ │ │ - andseq sp, r9, r2, lsr r0 │ │ │ │ - eorseq lr, r7, r8, lsl #15 │ │ │ │ - eoreq pc, sp, r0, ror #16 │ │ │ │ - andseq r8, r9, ip, lsr #10 │ │ │ │ - eorseq lr, r7, r8, ror #14 │ │ │ │ - eorseq lr, r7, r0, asr r7 │ │ │ │ - andseq r3, lr, r8, lsl #24 │ │ │ │ - andseq r8, r9, r8, lsl r5 │ │ │ │ - ldrdeq r7, [lr], -r0 @ │ │ │ │ - eorseq lr, r7, r0, lsl r7 │ │ │ │ - ldrsbteq lr, [r7], -r6 │ │ │ │ - andseq r9, r9, r6, ror #1 │ │ │ │ - andseq r4, r9, r8, asr #30 │ │ │ │ - mlaseq r7, r6, r6, lr │ │ │ │ - eoreq r3, lr, r8, ror r8 │ │ │ │ - andseq r8, r9, r8, asr r4 │ │ │ │ - eorseq lr, r7, sl, asr #12 │ │ │ │ - eorseq sl, r5, r0, lsl #4 │ │ │ │ + eorseq sl, r5, sl, lsr #9 │ │ │ │ + eorseq lr, r7, lr, lsl #17 │ │ │ │ + mulseq r8, sl, r3 │ │ │ │ + mlaeq r0, r8, fp, r4 │ │ │ │ + eorseq lr, r7, r2, ror #16 │ │ │ │ + eoreq r6, r3, r6, lsl r8 │ │ │ │ + andseq r6, r9, r0, asr #22 │ │ │ │ + eorseq lr, r7, r2, lsr r8 │ │ │ │ + andseq r5, sl, r8, ror #13 │ │ │ │ + andseq ip, r9, r6, asr #30 │ │ │ │ + ldrshteq lr, [r7], -r8 │ │ │ │ + eoreq pc, sp, r4, ror #14 │ │ │ │ + andseq r8, r9, r0, asr #8 │ │ │ │ + ldrsbteq lr, [r7], -r8 │ │ │ │ + eorseq lr, r7, r0, asr #15 │ │ │ │ + andseq r3, lr, ip, lsl fp │ │ │ │ + andseq r8, r9, ip, lsr #8 │ │ │ │ + ldrdeq r7, [lr], -r4 @ │ │ │ │ + eorseq lr, r7, r0, lsl #15 │ │ │ │ + eorseq lr, r7, r6, asr #14 │ │ │ │ + @ instruction: 0x00198ffa │ │ │ │ + andseq r4, r9, ip, asr lr │ │ │ │ + eorseq lr, r7, r6, lsl #14 │ │ │ │ + eoreq r3, lr, ip, ror r7 │ │ │ │ + andseq r8, r9, ip, ror #6 │ │ │ │ + ldrhteq lr, [r7], -sl │ │ │ │ + eorseq sl, r5, r0, ror r2 │ │ │ │ vst1.8 {d20-d22}, [pc :64], ip │ │ │ │ vsubw.s8 , q10, d4 │ │ │ │ addsmi r0, ip, #0, 6 │ │ │ │ sbchi pc, ip, r0 │ │ │ │ stmle ip, {r0, r1, r2, r3, r4, r5, r6, sl, fp, sp} │ │ │ │ - b fe3025e8 <__read_chk@plt+0xfe29d214> │ │ │ │ + b ff102578 <__read_chk@plt+0xff09d1a4> │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldrbeq r3, [r9, #20] │ │ │ │ @ instruction: 0xf7a0d504 │ │ │ │ - stmdavs r3, {r1, r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ eormi pc, r4, r3, asr r8 @ │ │ │ │ mrrccs 12, 2, r3, r9, cr3 │ │ │ │ svcge 0x007df63f │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strtmi r4, [r3], #-36 @ 0xffffffdc │ │ │ │ svclt 0x00004718 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ @@ -97603,63 +97575,63 @@ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xfffffeef │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ @ instruction: 0xfffffeef │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf7bf4608 │ │ │ │ - movwcs pc, #4009 @ 0xfa9 @ │ │ │ │ + movwcs pc, #4007 @ 0xfa7 @ │ │ │ │ ldrbmi r4, [sl], -r4, lsl #12 │ │ │ │ ldrtmi r4, [r9], -r8, lsr #12 │ │ │ │ @ instruction: 0xf0bb4625 │ │ │ │ @ instruction: 0x4604f8f5 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ @ instruction: 0x2000aeb3 │ │ │ │ - @ instruction: 0xf954f7c0 │ │ │ │ - blmi ff4fe3dc <__read_chk@plt+0xff499008> │ │ │ │ + @ instruction: 0xf952f7c0 │ │ │ │ + blmi ff4fe36c <__read_chk@plt+0xff498f98> │ │ │ │ sxtab16 r4, r0, fp, ror #8 │ │ │ │ movwls r4, #22064 @ 0x5630 │ │ │ │ - blx ffe80ea4 <__read_chk@plt+0xffe1bad0> │ │ │ │ - blls 222a3c <__read_chk@plt+0x1bd668> │ │ │ │ + blx fe880e34 <__read_chk@plt+0xfe81ba60> │ │ │ │ + blls 2229cc <__read_chk@plt+0x1bd5f8> │ │ │ │ svceq 0x0010f012 │ │ │ │ mrcge 4, 1, APSR_nzcv, cr8, cr15, {3} │ │ │ │ ldrmi r4, [ip], -r1, lsr #13 │ │ │ │ - blmi ff33e270 <__read_chk@plt+0xff2d8e9c> │ │ │ │ + blmi ff33e200 <__read_chk@plt+0xff2d8e2c> │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ @ instruction: 0x46233874 │ │ │ │ str r3, [sl], -r1, lsl #8 │ │ │ │ @ instruction: 0xf0da4608 │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 2, pc, cr9, cr15, {1} @ │ │ │ │ smlawteq r4, r3, fp, r4 │ │ │ │ - blvc ff07ffe0 <__read_chk@plt+0xff01ac0c> │ │ │ │ + blvc ff07ff70 <__read_chk@plt+0xff01ab9c> │ │ │ │ stmiami r2, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcleq 6, cr15, [r8], #-12 │ │ │ │ strtmi r4, [r4], #1059 @ 0x423 │ │ │ │ ldrbtmi r4, [r8], #-2496 @ 0xfffff640 │ │ │ │ ldrbtmi r4, [r9], #-1612 @ 0xfffff9b4 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blvc fffb0 <__read_chk@plt+0x9abdc> │ │ │ │ + blvc fff40 <__read_chk@plt+0x9ab6c> │ │ │ │ ldmdaeq r0!, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdane r4!, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bmi fefbe250 <__read_chk@plt+0xfef58e7c> │ │ │ │ + bmi fefbe1e0 <__read_chk@plt+0xfef58e0c> │ │ │ │ strb r4, [sl, #1146] @ 0x47a │ │ │ │ @ instruction: 0x4639465a │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ @ instruction: 0x4604ff39 │ │ │ │ tstcs r0, r0, ror r6 │ │ │ │ strmi r2, [r8], -r1, lsl #4 │ │ │ │ - @ instruction: 0xff56f7bf │ │ │ │ + @ instruction: 0xff54f7bf │ │ │ │ @ instruction: 0x4603465a │ │ │ │ @ instruction: 0x46284639 │ │ │ │ @ instruction: 0xf7f0461d │ │ │ │ @ instruction: 0x4604fdd5 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ str sl, [ip, r1, ror #28]! │ │ │ │ - bls 1d787c <__read_chk@plt+0x1724a8> │ │ │ │ + bls 1d780c <__read_chk@plt+0x172438> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fsc, r3 @ │ │ │ │ svclt 0x0048071a │ │ │ │ strle r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ @@ -97676,15 +97648,15 @@ │ │ │ │ @ instruction: 0x46284639 │ │ │ │ ldc2l 7, cr15, [r4, #-964]! @ 0xfffffc3c │ │ │ │ ldrt r4, [r5], -r4, lsl #12 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ ldrbtmi r4, [r8], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xf844f0bb │ │ │ │ - bls bbe2d4 <__read_chk@plt+0xb58f00> │ │ │ │ + bls bbe264 <__read_chk@plt+0xb58e90> │ │ │ │ @ instruction: 0x4639465b │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ strmi pc, [r4], -r1, asr #31 │ │ │ │ movwcs lr, #1572 @ 0x624 │ │ │ │ @ instruction: 0x4639465a │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ strmi pc, [r4], -r3, lsr #26 │ │ │ │ @@ -97700,18 +97672,18 @@ │ │ │ │ @ instruction: 0xf0da4620 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 0, pc, cr5, cr15, {1} @ │ │ │ │ @ instruction: 0xf5054983 │ │ │ │ strcs r5, [r0], #-2624 @ 0xfffff5c0 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ strls r4, [r6], #-1568 @ 0xfffff9e0 │ │ │ │ - ldmda r2, {r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl, {r5, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ vmovls.16 d4[1], r4 │ │ │ │ - bmi 205edb8 <__read_chk@plt+0x1ff99e4> │ │ │ │ + bmi 205ed48 <__read_chk@plt+0x1ff9974> │ │ │ │ submi r9, r9, #33554432 @ 0x2000000 │ │ │ │ ldmpl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ rsbne pc, r8, #2097152 @ 0x200000 │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ cmncs r2, #0, 6 │ │ │ │ ldc2 0, cr15, [r8, #104]! @ 0x68 │ │ │ │ msreq SPSR_x, r0, lsr #3 │ │ │ │ @@ -97726,30 +97698,30 @@ │ │ │ │ @ instruction: 0xf1b94631 │ │ │ │ strls r0, [r6], #-3942 @ 0xfffff09a │ │ │ │ adcvs r6, ip, ip, lsr #32 │ │ │ │ rsbsle r9, r8, r4, lsl #6 │ │ │ │ svceq 0x0072f1b9 │ │ │ │ addhi pc, fp, r0 │ │ │ │ sbcscs pc, r7, #64, 4 │ │ │ │ - blx ff400b74 <__read_chk@plt+0xff39b7a0> │ │ │ │ - blle 200eaf4 <__read_chk@plt+0x1fa9720> │ │ │ │ + blx ff400b04 <__read_chk@plt+0xff39b730> │ │ │ │ + blle 200ea84 <__read_chk@plt+0x1fa96b0> │ │ │ │ stccs 12, cr9, [r0], {6} │ │ │ │ addhi pc, pc, r0 │ │ │ │ @ instruction: 0xf0e34620 │ │ │ │ andls pc, r6, r1, lsl #27 │ │ │ │ @ instruction: 0xf1b92100 │ │ │ │ adcvs r0, r9, r6, ror #30 │ │ │ │ addshi pc, r5, r0 │ │ │ │ svceq 0x0072f1b9 │ │ │ │ addshi pc, sl, r0 │ │ │ │ svceq 0x0062f1b9 │ │ │ │ strmi sp, [r3], -r5, lsl #2 │ │ │ │ @ instruction: 0x4639465a │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ - blls 283ec8 <__read_chk@plt+0x21eaf4> │ │ │ │ + blls 283e58 <__read_chk@plt+0x21ea84> │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ @ instruction: 0xf85cf0e3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ strbmi sp, [r0, r0] │ │ │ │ eorvs r9, fp, r4, lsl #22 │ │ │ │ andhi pc, r8, r5, asr #17 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @@ -97761,25 +97733,25 @@ │ │ │ │ strmi pc, [r4], -r5, lsl #19 │ │ │ │ ldrbmi lr, [sl], -lr, lsl #11 │ │ │ │ @ instruction: 0x46284639 │ │ │ │ cdp2 0, 6, cr15, cr12, cr4, {2} │ │ │ │ str r4, [r7, #1540] @ 0x604 │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf7bf4608 │ │ │ │ - ldrbmi pc, [sl], -sp, ror #28 @ │ │ │ │ + ldrbmi pc, [sl], -fp, ror #28 @ │ │ │ │ ldrtmi r4, [r9], -r3, lsl #12 │ │ │ │ ldrmi r4, [sp], -r8, lsr #12 │ │ │ │ @ instruction: 0xf944f0bb │ │ │ │ stccs 6, cr4, [r0, #-16] │ │ │ │ ldclge 4, cr15, [r8, #-252]! @ 0xffffff04 │ │ │ │ ldrbmi lr, [fp], -r3, asr #13 │ │ │ │ @ instruction: 0x4631463a │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ strmi pc, [r4], -r3, asr #30 │ │ │ │ - blmi fbe15c <__read_chk@plt+0xf58d88> │ │ │ │ + blmi fbe0ec <__read_chk@plt+0xf58d18> │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-16 │ │ │ │ mcr2 0, 3, pc, cr6, cr14, {1} @ │ │ │ │ strcs lr, [r1], #-1381 @ 0xfffffa9b │ │ │ │ strls r4, [r0], #-1627 @ 0xfffff9a5 │ │ │ │ @ instruction: 0x4631463a │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ @@ -97789,90 +97761,90 @@ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vabd.s8 d30, d0, d12 │ │ │ │ @ instruction: 0xf02122c2 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi lr!, {r1, r3, r7, r9, fp, ip, lr, pc} │ │ │ │ andcs r4, r5, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf79f4479 │ │ │ │ - @ instruction: 0xf0baef62 │ │ │ │ + @ instruction: 0xf0baef9a │ │ │ │ sbfx pc, pc, #30, #6 │ │ │ │ strtmi r4, [r0], -sl, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0058f79f │ │ │ │ + svc 0x0090f79f │ │ │ │ vaba.s8 q15, q8, │ │ │ │ @ instruction: 0xf02122c1 │ │ │ │ adcmi pc, r0, #266240 @ 0x41000 │ │ │ │ svcge 0x0074f6bf │ │ │ │ strtmi r4, [r0], -r4, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x004af79f │ │ │ │ + svc 0x0082f79f │ │ │ │ rsbscs lr, r8, r7, ror #15 │ │ │ │ - @ instruction: 0xf984f125 │ │ │ │ + @ instruction: 0xf92cf125 │ │ │ │ rsbscs r4, r8, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf79f9006 │ │ │ │ - stcls 12, cr14, [r6], {8} │ │ │ │ + stcls 12, cr14, [r6], {64} @ 0x40 │ │ │ │ ldrbtmi r4, [r8], #-2077 @ 0xfffff7e3 │ │ │ │ - blx 130112e <__read_chk@plt+0x129bd5a> │ │ │ │ + blx ffd010bc <__read_chk@plt+0xffc9bce8> │ │ │ │ stmdals r6, {r5, r7, r9, sp, lr} │ │ │ │ strmi lr, [r3], -r4, ror #14 │ │ │ │ @ instruction: 0x4639465a │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ ldrb pc, [r0, -r1, lsr #24]! @ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr8, cr15, {4} │ │ │ │ + mrc 7, 7, APSR_nzcv, cr0, cr15, {4} │ │ │ │ ldrbmi r4, [sl], -r3, lsl #12 │ │ │ │ @ instruction: 0x46284639 │ │ │ │ - blx ff902c1e <__read_chk@plt+0xff89d84a> │ │ │ │ + blx ff902bae <__read_chk@plt+0xff89d7da> │ │ │ │ svclt 0x0000e767 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andseq r8, r9, r8, lsr r1 │ │ │ │ - andseq r1, r9, r4, asr r5 │ │ │ │ - eorseq lr, r7, ip, lsr #6 │ │ │ │ - strdeq r6, [lr], -r6 @ │ │ │ │ - andseq r8, r9, sl, lsl #2 │ │ │ │ - @ instruction: 0x00185ef4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r8, r9, r6, asr #32 │ │ │ │ + andseq r8, r9, ip, asr #32 │ │ │ │ + andseq r1, r9, r8, ror #8 │ │ │ │ + mlaseq r7, ip, r3, lr │ │ │ │ + strdeq r6, [lr], -sl @ │ │ │ │ andseq r8, r9, lr, lsl r0 │ │ │ │ + andseq r5, r8, ip, lsr lr │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r7, r9, sl, asr pc │ │ │ │ + andseq r7, r9, r2, lsr pc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrshteq lr, [r7], -r8 │ │ │ │ - andseq r5, r8, r2, lsr r0 │ │ │ │ - eoreq r6, r6, r0, asr #30 │ │ │ │ - eoreq r3, r7, ip, lsl #5 │ │ │ │ - andseq ip, r9, lr, lsl r9 │ │ │ │ - andseq fp, sl, r6, ror #26 │ │ │ │ - andseq r8, r8, r2, lsr #16 │ │ │ │ + eorseq lr, r7, r8, ror #4 │ │ │ │ + andseq r4, r8, sl, ror pc │ │ │ │ + eoreq r6, r6, r4, asr lr │ │ │ │ + eoreq r3, r7, r0, lsr #3 │ │ │ │ + andseq ip, r9, r2, lsr r8 │ │ │ │ + andseq fp, sl, sl, ror ip │ │ │ │ + andseq r8, r8, sl, ror #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq ff702ff0 <__read_chk@plt+0xff69dc1c> │ │ │ │ + bleq ff702f80 <__read_chk@plt+0xff69dbac> │ │ │ │ stcpl 5, cr15, [r0, #692]! @ 0x2b4 │ │ │ │ umulllt r4, r1, sl, r6 │ │ │ │ @ instruction: 0xf50d4614 │ │ │ │ strmi r5, [r3], r1, lsr #7 │ │ │ │ @ instruction: 0xf50d330c │ │ │ │ andls r6, fp, #128, 14 @ 0x2000000 │ │ │ │ strbpl pc, [r0, #-1291] @ 0xfffffaf5 @ │ │ │ │ - blcs ff20305c <__read_chk@plt+0xff19dc88> │ │ │ │ + blcs ff202fec <__read_chk@plt+0xff19dc18> │ │ │ │ @ instruction: 0xf8d32004 │ │ │ │ strcs r9, [r0], -r0 │ │ │ │ - blcc ff003068 <__read_chk@plt+0xfef9dc94> │ │ │ │ + blcc ff002ff8 <__read_chk@plt+0xfef9dc24> │ │ │ │ tstls sp, sl, ror r4 │ │ │ │ orrspl pc, pc, sp, lsl #10 │ │ │ │ @ instruction: 0xf8df311c │ │ │ │ ldmpl r3, {r2, r4, r5, r7, r8, r9, fp, pc}^ │ │ │ │ ldrbtmi r4, [r8], #1618 @ 0x652 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrvc SPSR_fx, #700448768 @ 0x29c00000 │ │ │ │ - blne fe90308c <__read_chk@plt+0xfe89dcb8> │ │ │ │ + blne fe90301c <__read_chk@plt+0xfe89dc48> │ │ │ │ andsvs r4, lr, r9, ror r4 │ │ │ │ - @ instruction: 0xf93cf11e │ │ │ │ + @ instruction: 0xf8e4f11e │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ @ instruction: 0xf89568da │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf885032c │ │ │ │ @ instruction: 0xf8cb30f4 │ │ │ │ cmplt ip, #0 │ │ │ │ movtlt r6, #47139 @ 0xb823 │ │ │ │ @@ -97898,22 +97870,22 @@ │ │ │ │ rsceq r0, r2, ip, lsr r1 │ │ │ │ cmpeq r2, r2, ror #1 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ movwcs r9, #780 @ 0x30c │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ movwcs pc, #25152 @ 0x6240 @ │ │ │ │ ldclle 5, cr4, [r6, #616] @ 0x268 │ │ │ │ - bvc cc2448 <__read_chk@plt+0xc5d074> │ │ │ │ + bvc cc23d8 <__read_chk@plt+0xc5d004> │ │ │ │ svceq 0x0066f1ba │ │ │ │ adcshi pc, pc, r0, lsl #4 │ │ │ │ @ instruction: 0xf1ba4256 │ │ │ │ vmax.f32 q0, q0, q11 │ │ │ │ ldm pc, {r1, r3, r4, r5, r7, pc}^ @ │ │ │ │ strbteq pc, [sl], #26 @ │ │ │ │ - strbeq r0, [pc, #357]! @ c4f21 <__read_chk@plt+0x5fb4d> │ │ │ │ + strbeq r0, [pc, #357]! @ c4eb1 <__read_chk@plt+0x5fadd> │ │ │ │ rsbeq r0, r7, r6, ror #11 │ │ │ │ biceq r0, r4, #208, 10 @ 0x34000000 │ │ │ │ bicseq r0, r8, #1627389952 @ 0x61000000 │ │ │ │ strbeq r0, [r4], #184 @ 0xb8 │ │ │ │ ldrhteq r0, [r8], r0 │ │ │ │ streq r0, [r8], #1181 @ 0x49d │ │ │ │ adcseq r0, r8, r0, lsl #12 │ │ │ │ @@ -97987,86 +97959,86 @@ │ │ │ │ @ instruction: 0xf04330f5 │ │ │ │ @ instruction: 0xf8850380 │ │ │ │ @ instruction: 0xf8df30f5 │ │ │ │ andcs r3, r2, ip, asr #19 │ │ │ │ stmibne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8584479 │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ - @ instruction: 0xf11e3000 │ │ │ │ - blls 3c301c <__read_chk@plt+0x35dc48> │ │ │ │ + @ instruction: 0xf11d3000 │ │ │ │ + blls 3c4e4c <__read_chk@plt+0x35fa78> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r8, ip, sp, pc} │ │ │ │ - bls 3b141c <__read_chk@plt+0x34c048> │ │ │ │ + bls 3b13ac <__read_chk@plt+0x34bfd8> │ │ │ │ @ instruction: 0xf8536851 │ │ │ │ - blls 3c4f9c <__read_chk@plt+0x35fbc8> │ │ │ │ + blls 3c4f2c <__read_chk@plt+0x35fb58> │ │ │ │ svclt 0x00181a18 │ │ │ │ strb r2, [fp, r1] │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8dfe7f7 │ │ │ │ ldrbtmi r0, [r8], #-2460 @ 0xfffff664 │ │ │ │ - ldc2 7, cr15, [sl, #-752]! @ 0xfffffd10 │ │ │ │ + ldc2 7, cr15, [r8, #-752]! @ 0xfffffd10 │ │ │ │ @ instruction: 0xf50de7e9 │ │ │ │ movwcc r5, #33697 @ 0x83a1 │ │ │ │ - blcs 11efa8 <__read_chk@plt+0xb9bd4> │ │ │ │ + blcs 11ef38 <__read_chk@plt+0xb9b64> │ │ │ │ andhi pc, r2, #1 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf50d86b1 │ │ │ │ @ instruction: 0xf8df53a1 │ │ │ │ andcs r1, r5, #116, 18 @ 0x1d0000 │ │ │ │ ldrbtmi r3, [r9], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xf79f6818 │ │ │ │ - @ instruction: 0xf8dfeda6 │ │ │ │ + @ instruction: 0xf8dfedde │ │ │ │ strmi r3, [r1], -r8, ror #18 │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7de2200 │ │ │ │ @ instruction: 0xf8dffee3 │ │ │ │ andcs r1, r4, ip, asr r9 │ │ │ │ - @ instruction: 0xf11e4479 │ │ │ │ - @ instruction: 0xf895f809 │ │ │ │ + @ instruction: 0xf11d4479 │ │ │ │ + @ instruction: 0xf895ffb1 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xe7bc30f4 │ │ │ │ stmdbcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df2001 │ │ │ │ ldrbtmi r1, [r9], #-2372 @ 0xfffff6bc │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - @ instruction: 0xfff6f11d │ │ │ │ + @ instruction: 0xff9ef11d │ │ │ │ @ instruction: 0xf8dfe7af │ │ │ │ andcs r3, r2, r4, lsr r9 │ │ │ │ ldmdbne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8584479 │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ @ instruction: 0xf11d3000 │ │ │ │ - str pc, [r2, r9, ror #31]! │ │ │ │ + @ instruction: 0xe7a2ff91 │ │ │ │ stmdbcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldrbtmi r1, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - @ instruction: 0xffdcf11d │ │ │ │ + @ instruction: 0xff84f11d │ │ │ │ @ instruction: 0xf50de795 │ │ │ │ movwcc r5, #33697 @ 0x83a1 │ │ │ │ - blcs df050 <__read_chk@plt+0x79c7c> │ │ │ │ + blcs defe0 <__read_chk@plt+0x79c0c> │ │ │ │ ldrbhi pc, [r1], -r0, asr #32 @ │ │ │ │ stmiacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andcc pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf7f14658 │ │ │ │ @ instruction: 0xf8dbfb0f │ │ │ │ - blcs d1000 <__read_chk@plt+0x6bc2c> │ │ │ │ + blcs d0f90 <__read_chk@plt+0x6bbbc> │ │ │ │ svcge 0x0059f47f │ │ │ │ @ instruction: 0x4658e77f │ │ │ │ @ instruction: 0xff86f048 │ │ │ │ @ instruction: 0xf8dfe77b │ │ │ │ @ instruction: 0xf85838dc │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ ldrb r3, [r4, -r0]! │ │ │ │ - bls 38dc20 <__read_chk@plt+0x32884c> │ │ │ │ + bls 38dbb0 <__read_chk@plt+0x3287dc> │ │ │ │ strtmi r9, [r1], -sp, lsl #16 │ │ │ │ @ instruction: 0xff8ef10d │ │ │ │ stmdacs r1, {r0, r1, r9, sl, lr} │ │ │ │ strhi pc, [pc, -r1, asr #32]! │ │ │ │ ldrbmi r9, [r8], -fp, lsl #20 │ │ │ │ @ instruction: 0xf10e990d │ │ │ │ stmdacs r0, {r0, r1, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -98089,45 +98061,45 @@ │ │ │ │ strb r3, [r2, -r0] │ │ │ │ andcs r9, r0, #2816 @ 0xb00 │ │ │ │ @ instruction: 0x46204611 │ │ │ │ stc2 0, cr15, [r6], {186} @ 0xba │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stccs 15, cr10, [r0], {58} @ 0x3a │ │ │ │ ldrthi pc, [r8], -r0 @ │ │ │ │ - blcs df128 <__read_chk@plt+0x79d54> │ │ │ │ + blcs df0b8 <__read_chk@plt+0x79ce4> │ │ │ │ ldrthi pc, [r4], -r0 @ │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ svccs 0x00017022 │ │ │ │ strthi pc, [lr], -r0, asr #6 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ movwcc r2, #33280 @ 0x8200 │ │ │ │ - blcs df124 <__read_chk@plt+0x79d50> │ │ │ │ + blcs df0b4 <__read_chk@plt+0x79ce0> │ │ │ │ @ instruction: 0xf8dfd138 │ │ │ │ @ instruction: 0xf858383c │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ smlalsne pc, lr, r3, r8 @ │ │ │ │ @ instruction: 0xf101064c │ │ │ │ @ instruction: 0xf8d28248 │ │ │ │ - bcs cd3d8 <__read_chk@plt+0x68004> │ │ │ │ + bcs cd368 <__read_chk@plt+0x67f94> │ │ │ │ subhi pc, r3, #1 │ │ │ │ - bcc 29ff28 <__read_chk@plt+0x23ab54> │ │ │ │ + bcc 29feb8 <__read_chk@plt+0x23aae4> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ eorshi pc, sp, #65 @ 0x41 │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r3, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ eorshi pc, r3, #1 │ │ │ │ strtmi r9, [r0], -sp, lsl #24 │ │ │ │ - blx fe501504 <__read_chk@plt+0xfe49c130> │ │ │ │ + blx fe501494 <__read_chk@plt+0xfe49c0c0> │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ strtmi r8, [r0], -ip, lsr #4 │ │ │ │ - blx fe381510 <__read_chk@plt+0xfe31c13c> │ │ │ │ - blcs df120 <__read_chk@plt+0x79d4c> │ │ │ │ + blx fe3814a0 <__read_chk@plt+0xfe31c0cc> │ │ │ │ + blcs df0b0 <__read_chk@plt+0x79cdc> │ │ │ │ eorhi pc, r5, #1 │ │ │ │ @ instruction: 0xf1004620 │ │ │ │ stmdavs r3, {r0, r1, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf14106d8 │ │ │ │ andcs r8, r1, #28, 4 @ 0xc0000001 │ │ │ │ stmdals sp, {r0, r1, r3, sl, fp, ip, pc} │ │ │ │ @@ -98139,107 +98111,107 @@ │ │ │ │ @ instruction: 0xf47f4297 │ │ │ │ @ instruction: 0xf8dfaee4 │ │ │ │ @ instruction: 0xf85837ac │ │ │ │ @ instruction: 0xf8daa003 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8c5ee4 <__read_chk@plt+0x860b10> │ │ │ │ + blcs 8c5e74 <__read_chk@plt+0x860aa0> │ │ │ │ @ instruction: 0xf891d10e │ │ │ │ @ instruction: 0x065930fe │ │ │ │ @ instruction: 0xf8d2d40a │ │ │ │ teqlt fp, r0, asr #1 │ │ │ │ ldrsbtls pc, [r8], -r3 @ │ │ │ │ stmdbeq r7, {r0, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x0602f039 │ │ │ │ strhi pc, [r8, -r1] │ │ │ │ @ instruction: 0x1774f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79f4479 │ │ │ │ - @ instruction: 0xf8daec8e │ │ │ │ + @ instruction: 0xf8daecc6 │ │ │ │ strmi r3, [r5], -r0 │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscs pc, fp, r1, r8 @ │ │ │ │ rsbeq pc, r0, #2 │ │ │ │ tstle ip, r0, lsr #20 │ │ │ │ smlalscs pc, lr, r1, r8 @ │ │ │ │ strle r0, [r8], #-1623 @ 0xfffff9a9 │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe571660 <__read_chk@plt+0xfe50c28c> │ │ │ │ + blvs fe5715f0 <__read_chk@plt+0xfe50c21c> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf0010202 │ │ │ │ @ instruction: 0xf8df8767 │ │ │ │ andcs r1, r5, #60, 14 @ 0xf00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [lr], #-636 @ 0xfffffd84 │ │ │ │ + stc 7, cr15, [r6], #636 @ 0x27c │ │ │ │ andls r4, r0, fp, lsr #12 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf0fd2004 │ │ │ │ - blls 3c3354 <__read_chk@plt+0x35df80> │ │ │ │ + blls 3c32e4 <__read_chk@plt+0x35df10> │ │ │ │ @ instruction: 0xe693681b │ │ │ │ stmdbls fp, {r8, r9, sp} │ │ │ │ @ instruction: 0x461a4658 │ │ │ │ @ instruction: 0xf984f7f1 │ │ │ │ @ instruction: 0xf895e689 │ │ │ │ @ instruction: 0xf00330fc │ │ │ │ mcrrne 0, 0, r0, r2, cr3 │ │ │ │ andeq pc, r3, #2 │ │ │ │ movweq pc, #4962 @ 0x1362 @ │ │ │ │ rscscc pc, ip, r5, lsl #17 │ │ │ │ tstpeq r3, r3 @ p-variant is OBSOLETE │ │ │ │ sbcslt r2, fp, #16384 @ 0x4000 │ │ │ │ strbhi pc, [r5] @ │ │ │ │ @ instruction: 0xf0002903 │ │ │ │ - bcs 126f94 <__read_chk@plt+0xc1bc0> │ │ │ │ + bcs 126f24 <__read_chk@plt+0xc1b50> │ │ │ │ strhi pc, [fp, -r0]! │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ - bcs e6eb4 <__read_chk@plt+0x81ae0> │ │ │ │ + bcs e6e44 <__read_chk@plt+0x81a70> │ │ │ │ mcrge 4, 2, pc, cr5, cr15, {3} @ │ │ │ │ @ instruction: 0x16d4f8df │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf79f2000 │ │ │ │ - andcs lr, r3, #14848 @ 0x3a00 │ │ │ │ + andcs lr, r3, #29184 @ 0x7200 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf03e2004 │ │ │ │ @ instruction: 0xe636fb1b │ │ │ │ ssatcc pc, #13, pc, asr #17 @ │ │ │ │ andge pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsls pc, lr, r2, r8 @ │ │ │ │ stmdbeq r0, {r0, r3, r4, ip, sp, lr, pc}^ │ │ │ │ mvnhi pc, #64 @ 0x40 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blvs fe7a61f4 <__read_chk@plt+0xfe740e20> │ │ │ │ + blvs fe7a6184 <__read_chk@plt+0xfe740db0> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0400302 │ │ │ │ @ instruction: 0xf89283db │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c5c04 <__read_chk@plt+0x860830> │ │ │ │ + bcs 8c5b94 <__read_chk@plt+0x8607c0> │ │ │ │ strcs fp, [r1], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xf003d004 │ │ │ │ cdpne 3, 1, cr0, cr12, cr14, {0} │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ @ instruction: 0xf10d990b │ │ │ │ stmdbcs r0, {r5, r6, r8, fp} │ │ │ │ ldrhi pc, [r6, #-0] │ │ │ │ rsbvc pc, r7, #700448768 @ 0x29c00000 │ │ │ │ mlascc ip, r1, r8, pc @ │ │ │ │ @ instruction: 0xf0032001 │ │ │ │ andsvs r0, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf8df6b8b │ │ │ │ @ instruction: 0xf8c91654 │ │ │ │ ldrbtmi r3, [r9], #-0 │ │ │ │ - mcr2 1, 3, pc, cr8, cr13, {0} @ │ │ │ │ - blge 716b88 <__read_chk@plt+0x6b17b4> │ │ │ │ + mrc2 1, 0, pc, cr0, cr13, {0} │ │ │ │ + blge 716b18 <__read_chk@plt+0x6b1744> │ │ │ │ ldrbmi r4, [r8], -sl, asr #12 │ │ │ │ @ instruction: 0xf9e0f7f7 │ │ │ │ stmdbls fp, {r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ - blcc 2a0100 <__read_chk@plt+0x23ad2c> │ │ │ │ + blcc 2a0090 <__read_chk@plt+0x23acbc> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ strhi pc, [sp, #-64] @ 0xffffffc0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, fp, r3, r8 @ │ │ │ │ rsbeq pc, r0, #2 │ │ │ │ @ instruction: 0xf0412a20 │ │ │ │ @@ -98268,28 +98240,28 @@ │ │ │ │ @ instruction: 0xf47f2b20 │ │ │ │ @ instruction: 0xf892addc │ │ │ │ @ instruction: 0xf00330fe │ │ │ │ stccs 3, cr0, [r0], {64} @ 0x40 │ │ │ │ strthi pc, [r5], r0, asr #32 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8d1add2 │ │ │ │ - blcs d1668 <__read_chk@plt+0x6c294> │ │ │ │ + blcs d15f8 <__read_chk@plt+0x6c224> │ │ │ │ stclge 4, cr15, [sp, #252] @ 0xfc │ │ │ │ - blcc 2a01dc <__read_chk@plt+0x23ae08> │ │ │ │ + blcc 2a016c <__read_chk@plt+0x23ad98> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ stclge 4, cr15, [r7, #508] @ 0x1fc │ │ │ │ ldrbcc pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ andcs lr, r0, #775946240 @ 0x2e400000 │ │ │ │ ldrmi r9, [r1], -fp, lsl #16 │ │ │ │ - blx 81684 <__read_chk@plt+0x1c2b0> │ │ │ │ + blx 81614 <__read_chk@plt+0x1c240> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stcls 13, cr10, [fp], {178} @ 0xb2 │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ @ instruction: 0xf91cf0a8 │ │ │ │ vsub.i8 d18, d1, d0 │ │ │ │ strcs r8, [r0, -fp, rrx] │ │ │ │ ldrtmi r9, [fp], -sp, lsl #18 │ │ │ │ @@ -98298,20 +98270,20 @@ │ │ │ │ @ instruction: 0xf82af7ff │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf895ad9e │ │ │ │ ldrbeq r3, [r8], -lr, lsr #2 │ │ │ │ adchi pc, r8, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0x311ff895 │ │ │ │ @ instruction: 0xf57f0659 │ │ │ │ - bls 3b0a30 <__read_chk@plt+0x34b65c> │ │ │ │ + bls 3b09c0 <__read_chk@plt+0x34b5ec> │ │ │ │ stmdbls sp, {r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf848f0bf │ │ │ │ andcs lr, r0, #591396864 @ 0x23400000 │ │ │ │ ldrmi r9, [r1], -fp, lsl #16 │ │ │ │ - blx ff5816dc <__read_chk@plt+0xff51c308> │ │ │ │ + blx ff58166c <__read_chk@plt+0xff51c298> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf50dad86 │ │ │ │ stmdbls fp, {r0, r5, r7, r8, r9, ip, lr} │ │ │ │ movwcc r4, #34392 @ 0x8658 │ │ │ │ @ instruction: 0xf7f4681a │ │ │ │ ldmdblt r8, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x3117f895 │ │ │ │ @@ -98321,34 +98293,34 @@ │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [r1, #-508]! @ 0xfffffe04 │ │ │ │ cmnlt r3, fp, lsl #22 │ │ │ │ ldmdavs r3, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs r1, {r0, r1, r5, r9, pc}^ │ │ │ │ eorcs pc, r1, r3, asr r8 @ │ │ │ │ - bvs 32b868 <__read_chk@plt+0x2c6494> │ │ │ │ + bvs 32b7f8 <__read_chk@plt+0x2c6424> │ │ │ │ @ instruction: 0xf77f4291 │ │ │ │ @ instruction: 0xf50dad65 │ │ │ │ andcs r5, r0, #-2080374782 @ 0x84000002 │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ teqle r8, r0, lsl #22 │ │ │ │ strtcc pc, [r4], #2271 @ 0x8df │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064d10fe │ │ │ │ @ instruction: 0x81a5f101 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blvs fe7a5af4 <__read_chk@plt+0xfe740720> │ │ │ │ + blvs fe7a5a84 <__read_chk@plt+0xfe7406b0> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0410302 │ │ │ │ @ instruction: 0xf892819a │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c5e08 <__read_chk@plt+0x860a34> │ │ │ │ + bcs 8c5d98 <__read_chk@plt+0x8609c4> │ │ │ │ @ instruction: 0xf013d003 │ │ │ │ @ instruction: 0xf0010f0e │ │ │ │ stcls 1, cr8, [sp], {144} @ 0x90 │ │ │ │ @ instruction: 0xf1004620 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ orrhi pc, r9, r1 │ │ │ │ @ instruction: 0xf1004620 │ │ │ │ @@ -98371,71 +98343,71 @@ │ │ │ │ movwcc r9, #35083 @ 0x890b │ │ │ │ @ instruction: 0x46584632 │ │ │ │ @ instruction: 0xf7fa681b │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stcge 4, cr15, [r7, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ - blcs 114108 <__read_chk@plt+0xaed34> │ │ │ │ - ldclge 6, cr15, [pc], #252 @ c5604 <__read_chk@plt+0x60230> │ │ │ │ + blcs 114098 <__read_chk@plt+0xaecc4> │ │ │ │ + ldclge 6, cr15, [pc], #252 @ c5594 <__read_chk@plt+0x601c0> │ │ │ │ @ instruction: 0x311ff895 │ │ │ │ @ instruction: 0xf57f069f │ │ │ │ stcls 12, cr10, [fp], {250} @ 0xfa │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ @ instruction: 0xf864f0a8 │ │ │ │ @ instruction: 0xf77f2800 │ │ │ │ strdcs sl, [r1, -r2] │ │ │ │ @ instruction: 0xf0a84620 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ stclge 4, cr15, [fp], #508 @ 0x1fc │ │ │ │ movwcs r9, #18701 @ 0x490d │ │ │ │ ldrbmi r9, [r8], -fp, lsl #20 │ │ │ │ stc2 0, cr15, [r2], #-760 @ 0xfffffd08 │ │ │ │ - bmi ffdfe8cc <__read_chk@plt+0xffd994f8> │ │ │ │ + bmi ffdfe85c <__read_chk@plt+0xffd99488> │ │ │ │ stmdals fp, {r8, sp} │ │ │ │ @ instruction: 0xf0ba447a │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ ldclge 4, cr15, [fp], {63} @ 0x3f │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf82af01e │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - blmi ff9fe8a4 <__read_chk@plt+0xff9994d0> │ │ │ │ + blmi ff9fe834 <__read_chk@plt+0xff999460> │ │ │ │ andge pc, r3, r8, asr r8 @ │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ @ instruction: 0xf0402b20 │ │ │ │ @ instruction: 0xf8928282 │ │ │ │ @ instruction: 0x065b30fe │ │ │ │ orrhi pc, r9, #0, 2 │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ - blvs fe7b1a40 <__read_chk@plt+0xfe74c66c> │ │ │ │ + blvs fe7b19d0 <__read_chk@plt+0xfe74c5fc> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ - blls 3a5eec <__read_chk@plt+0x340b18> │ │ │ │ + blls 3a5e7c <__read_chk@plt+0x340aa8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bls 3a74b8 <__read_chk@plt+0x3420e4> │ │ │ │ - blcs df5f8 <__read_chk@plt+0x7a224> │ │ │ │ - strhi pc, [pc] @ c55b0 <__read_chk@plt+0x601dc> │ │ │ │ + bls 3a7448 <__read_chk@plt+0x342074> │ │ │ │ + blcs df588 <__read_chk@plt+0x7a1b4> │ │ │ │ + strhi pc, [pc] @ c5540 <__read_chk@plt+0x6016c> │ │ │ │ @ instruction: 0xf8536852 │ │ │ │ @ instruction: 0xf8da8022 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x065420fe │ │ │ │ @ instruction: 0xf8d3d42b │ │ │ │ movtlt r2, #8384 @ 0x20c0 │ │ │ │ - bcc 2a0418 <__read_chk@plt+0x23b044> │ │ │ │ + bcc 2a03a8 <__read_chk@plt+0x23afd4> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ @ instruction: 0xf503d123 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c5f64 <__read_chk@plt+0x860b90> │ │ │ │ + bcs 8c5ef4 <__read_chk@plt+0x860b20> │ │ │ │ @ instruction: 0xf013d002 │ │ │ │ andsle r0, r8, lr, lsl #30 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ stmdbls fp, {r0, r1, r3, r4, r7, r8, ip, sp, pc} │ │ │ │ stmdbvs fp, {r0, r4, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ @@ -98474,25 +98446,25 @@ │ │ │ │ strdlt r8, [sl, -r2]! │ │ │ │ ldrhtne pc, [r0], r2 @ │ │ │ │ svceq 0x0040f011 │ │ │ │ sadd16mi fp, r3, r8 │ │ │ │ strbvc pc, [r7, #-1447]! @ 0xfffffa59 @ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ @ instruction: 0x463a4630 │ │ │ │ - blge 71d74c <__read_chk@plt+0x6b8378> │ │ │ │ + blge 71d6dc <__read_chk@plt+0x6b8308> │ │ │ │ ldc2 7, cr15, [sl], #992 @ 0x3e0 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stcge 4, cr15, [sp], #-252 @ 0xffffff04 │ │ │ │ movwcs r9, #3096 @ 0xc18 │ │ │ │ ldrbmi r6, [r8], -sl, lsr #16 │ │ │ │ vst3.32 @ instruction: 0xf484fab4 │ │ │ │ adceq r0, r4, r4, ror #18 │ │ │ │ @ instruction: 0xf7f29400 │ │ │ │ @ instruction: 0xf7ffffe7 │ │ │ │ - bmi fe5b46a8 <__read_chk@plt+0xfe54f2d4> │ │ │ │ + bmi fe5b4638 <__read_chk@plt+0xfe54f264> │ │ │ │ stmdals fp, {r8, sp} │ │ │ │ @ instruction: 0xf0ba447a │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [r7], {63} @ 0x3f │ │ │ │ adcpl pc, r1, #54525952 @ 0x3400000 │ │ │ │ andcc r9, r8, #212992 @ 0x34000 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #6 │ │ │ │ @@ -98500,159 +98472,159 @@ │ │ │ │ @ instruction: 0xf7f89a0b │ │ │ │ str pc, [sl], #-2139 @ 0xfffff7a5 │ │ │ │ msrne CPSR_sx, r5 @ │ │ │ │ smlabtle r7, r9, pc, r0 @ │ │ │ │ stmdals fp, {r0, r1, r2, r7, r9, fp, lr} │ │ │ │ @ instruction: 0xf0ba447a │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - blge c2804 <__read_chk@plt+0x5d430> │ │ │ │ + blge c2794 <__read_chk@plt+0x5d3c0> │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf0444658 │ │ │ │ @ instruction: 0xf7fff899 │ │ │ │ - bmi fe1346f8 <__read_chk@plt+0xfe0cf324> │ │ │ │ + bmi fe134688 <__read_chk@plt+0xfe0cf2b4> │ │ │ │ stmdals fp, {r8, sp} │ │ │ │ @ instruction: 0xf0ba447a │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ - blge ffcc2824 <__read_chk@plt+0xffc5d450> │ │ │ │ + blge ffcc27b4 <__read_chk@plt+0xffc5d3e0> │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ movwcc r9, #35083 @ 0x890b │ │ │ │ ldrbmi r2, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0xf7fe681b │ │ │ │ @ instruction: 0xf7fffb97 │ │ │ │ vldmdbmi r8!, {d27-} │ │ │ │ stmdals fp, {r8, sp} │ │ │ │ @ instruction: 0x462a447d │ │ │ │ @ instruction: 0xf926f0ba │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bls 3b06bc <__read_chk@plt+0x34b2e8> │ │ │ │ + bls 3b064c <__read_chk@plt+0x34b278> │ │ │ │ stmdbls sp, {r3, r4, r6, r9, sl, lr} │ │ │ │ mcr2 0, 4, pc, cr14, cr14, {5} @ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ ldrbhi pc, [ip, #0]! @ │ │ │ │ andcs r4, r4, pc, ror #18 │ │ │ │ @ instruction: 0xf11d4479 │ │ │ │ - stmdbmi lr!, {r0, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi lr!, {r0, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79f4479 │ │ │ │ - andcs lr, r2, #2523136 @ 0x268000 │ │ │ │ + andcs lr, r2, #3440640 @ 0x348000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf03e2004 │ │ │ │ @ instruction: 0xf7fff87b │ │ │ │ stmdbls fp, {r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ - bvs 3b1d14 <__read_chk@plt+0x34c940> │ │ │ │ + bvs 3b1ca4 <__read_chk@plt+0x34c8d0> │ │ │ │ vstrle d2, [r9, #-0] │ │ │ │ - bcs df7c0 <__read_chk@plt+0x7a3ec> │ │ │ │ + bcs df750 <__read_chk@plt+0x7a37c> │ │ │ │ strbhi pc, [sl], #0 @ │ │ │ │ @ instruction: 0xf8526849 │ │ │ │ adcsmi r6, r3, #33 @ 0x21 │ │ │ │ strbhi pc, [r6], #768 @ 0x300 @ │ │ │ │ mvnsvc pc, #700448768 @ 0x29c00000 │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ - blcs ec3e8 <__read_chk@plt+0x87014> │ │ │ │ + blcs ec378 <__read_chk@plt+0x86fa4> │ │ │ │ teqphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdbmi ip, {r0, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xff80f0d6 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ svcne 0x003b8135 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ biceq pc, r5, fp, lsl #2 │ │ │ │ @ instruction: 0xf79f4618 │ │ │ │ - strcs lr, [r0, #-3178] @ 0xfffff396 │ │ │ │ + strcs lr, [r0, #-3234] @ 0xfffff35e │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ strmi r4, [r1], -r3, lsl #12 │ │ │ │ svcpl 0x00fbf887 │ │ │ │ @ instruction: 0x2010f8db │ │ │ │ andls r4, r0, #40, 12 @ 0x2800000 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ mrc2 7, 7, pc, cr0, cr11, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbmi ip, {r0, r6, r9, sl, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf79f2205 │ │ │ │ - vmul.i8 q15, q0, q1 │ │ │ │ + vmla.i8 d30, d16, d10 │ │ │ │ @ instruction: 0x460112f5 │ │ │ │ @ instruction: 0xf79fa881 │ │ │ │ - andcs lr, r0, #76, 24 @ 0x4c00 │ │ │ │ + andcs lr, r0, #132, 24 @ 0x8400 │ │ │ │ stccs 8, cr15, [r8], {7} │ │ │ │ - blcs ec44c <__read_chk@plt+0x87078> │ │ │ │ + blcs ec3dc <__read_chk@plt+0x87008> │ │ │ │ subhi pc, r4, #0 │ │ │ │ - blcs e0094 <__read_chk@plt+0x7acc0> │ │ │ │ + blcs e0024 <__read_chk@plt+0x7ac50> │ │ │ │ subhi pc, r0, #64, 6 │ │ │ │ ldrbtmi r4, [r9], #-2369 @ 0xfffff6bf │ │ │ │ mvnsvc pc, #700448768 @ 0x29c00000 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ andcs sl, r0, r1, lsl #21 │ │ │ │ @ instruction: 0xf8acf0ba │ │ │ │ cmplt r3, sp, lsl #22 │ │ │ │ ldmdbmi ip!, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xff3af0d6 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ andcs sl, r0, r8, asr fp │ │ │ │ - svc 0x002af79e │ │ │ │ + svc 0x0062f79e │ │ │ │ movtpl pc, #58635 @ 0xe50b @ │ │ │ │ andpl lr, r2, #1359872 @ 0x14c000 │ │ │ │ orrmi r4, sl, r5, lsl #5 │ │ │ │ - blge 1443368 <__read_chk@plt+0x13ddf94> │ │ │ │ + blge 14432f8 <__read_chk@plt+0x13ddf24> │ │ │ │ @ instruction: 0xf8c92201 │ │ │ │ stmdb r3, {sp}^ │ │ │ │ @ instruction: 0xf7ff0102 │ │ │ │ @ instruction: 0xf8d5bb46 │ │ │ │ - blcs d2f70 <__read_chk@plt+0x6db9c> │ │ │ │ - blge 742980 <__read_chk@plt+0x6dd5ac> │ │ │ │ + blcs d2f00 <__read_chk@plt+0x6db2c> │ │ │ │ + blge 742910 <__read_chk@plt+0x6dd53c> │ │ │ │ @ instruction: 0x071b781b │ │ │ │ - blge 642e88 <__read_chk@plt+0x5ddab4> │ │ │ │ - blx 13819ae <__read_chk@plt+0x131c5da> │ │ │ │ - bllt 543890 <__read_chk@plt+0x4de4bc> │ │ │ │ + blge 642e18 <__read_chk@plt+0x5dda44> │ │ │ │ + blx 138193e <__read_chk@plt+0x131c56a> │ │ │ │ + bllt 543820 <__read_chk@plt+0x4de44c> │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf7f24658 │ │ │ │ @ instruction: 0xf7ffffb7 │ │ │ │ svclt 0x0000bb32 │ │ │ │ - mlaseq r5, r8, fp, r9 │ │ │ │ + eorseq r9, r5, r8, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r5, r6, lsl #23 │ │ │ │ - andseq r7, r9, r4, ror #27 │ │ │ │ + ldrshteq r9, [r5], -r6 │ │ │ │ + @ instruction: 0x00197cf8 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ - ldrhteq r9, [r5], -lr │ │ │ │ + eorseq r9, r5, lr, lsr #20 │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ - andseq r7, r9, r0, lsr #27 │ │ │ │ - ldrsheq r8, [r9], -r2 │ │ │ │ - andseq r7, r9, r6, ror #23 │ │ │ │ + @ instruction: 0x00197cb4 │ │ │ │ + andseq r8, r9, r6 │ │ │ │ + @ instruction: 0x00197afa │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - andseq r7, r9, r0, ror #23 │ │ │ │ + @ instruction: 0x00197af4 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ - @ instruction: 0x00197cf2 │ │ │ │ + andseq r7, r9, r6, lsl #24 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - andseq r7, r9, r4, asr #23 │ │ │ │ + @ instruction: 0x00197ad8 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0x00197bd6 │ │ │ │ + andseq r7, r9, sl, ror #21 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - andseq r7, r9, r2, lsr fp │ │ │ │ + andseq r7, r9, r6, asr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r7, r9, ip, lsr sl │ │ │ │ - eoreq r0, r7, sl, lsl #31 │ │ │ │ - andseq r7, r9, r0, ror #26 │ │ │ │ - andseq r7, r9, r6, asr #25 │ │ │ │ - andseq r7, r9, ip, ror sl │ │ │ │ - andseq r5, r9, r4, lsr #8 │ │ │ │ - andseq r7, r9, r4, ror #15 │ │ │ │ - mulseq r9, ip, r7 │ │ │ │ - andseq r7, r9, r0, ror r7 │ │ │ │ - mulseq r9, r0, r5 │ │ │ │ - andseq r7, r9, ip, asr #12 │ │ │ │ - andseq r7, r9, r0, ror #12 │ │ │ │ - andseq r9, fp, lr, lsr #16 │ │ │ │ - @ instruction: 0x001955d2 │ │ │ │ - mulseq r9, r6, r2 │ │ │ │ - andseq r9, fp, r2, lsr #15 │ │ │ │ + andseq r7, r9, r0, asr r9 │ │ │ │ + mlaeq r7, lr, lr, r0 │ │ │ │ + andseq r7, r9, r4, ror ip │ │ │ │ + @ instruction: 0x00197bda │ │ │ │ + mulseq r9, r0, r9 │ │ │ │ + andseq r5, r9, r8, lsr r3 │ │ │ │ + @ instruction: 0x001976f8 │ │ │ │ + @ instruction: 0x001976b0 │ │ │ │ + andseq r7, r9, r4, lsl #13 │ │ │ │ + andseq r0, r9, r4, lsr #9 │ │ │ │ + andseq r7, r9, r0, ror #10 │ │ │ │ + andseq r7, r9, r4, ror r5 │ │ │ │ + andseq r9, fp, r2, asr #14 │ │ │ │ + andseq r5, r9, r6, ror #9 │ │ │ │ + andseq r7, r9, sl, lsr #3 │ │ │ │ + @ instruction: 0x001b96b6 │ │ │ │ ldclne 8, cr15, [r4], #-892 @ 0xfffffc84 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - blx a01dbe <__read_chk@plt+0x99c9ea> │ │ │ │ + blx ff401d4c <__read_chk@plt+0xff39c978> │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf7ef4658 │ │ │ │ @ instruction: 0xf7fffe07 │ │ │ │ @ instruction: 0xf8dfbad8 │ │ │ │ tstcs r0, r0, ror #24 │ │ │ │ ldrbtmi r9, [sl], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xf81af0ba │ │ │ │ @@ -98661,17 +98633,17 @@ │ │ │ │ @ instruction: 0xf01c4658 │ │ │ │ @ instruction: 0xf895fb79 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ stmdbls fp, {r1, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ ldrbmi r2, [r8], -r0, lsl #4 │ │ │ │ - blx 1181c74 <__read_chk@plt+0x111c8a0> │ │ │ │ + blx 1181c04 <__read_chk@plt+0x111c830> │ │ │ │ @ instruction: 0xf9a4f045 │ │ │ │ - blt fef43990 <__read_chk@plt+0xfeede5bc> │ │ │ │ + blt fef43920 <__read_chk@plt+0xfeede54c> │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df817a │ │ │ │ ldrbtmi r3, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf0ba4658 │ │ │ │ @@ -98684,34 +98656,34 @@ │ │ │ │ movwcs sl, #2718 @ 0xa9e │ │ │ │ ldrtmi r9, [r2], -fp, lsl #18 │ │ │ │ @ instruction: 0xf7fc4658 │ │ │ │ @ instruction: 0xf895ffef │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850304 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ - blls 434428 <__read_chk@plt+0x3cf054> │ │ │ │ + blls 4343b8 <__read_chk@plt+0x3cefe4> │ │ │ │ stcls 1, cr11, [sp], {91} @ 0x5b │ │ │ │ - blne ff603d6c <__read_chk@plt+0xff59e998> │ │ │ │ + blne ff603cfc <__read_chk@plt+0xff59e928> │ │ │ │ ldrbtmi r6, [r9], #-2208 @ 0xfffff760 │ │ │ │ mcr2 0, 3, pc, cr6, cr6, {6} @ │ │ │ │ svcvc 0x0023b118 │ │ │ │ @ instruction: 0xf10006d9 │ │ │ │ @ instruction: 0xf8df8550 │ │ │ │ andcs r1, r5, #196, 22 @ 0x31000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda lr, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r6, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xff30f03d │ │ │ │ - blt 1dc3a1c <__read_chk@plt+0x1d5e648> │ │ │ │ + blt 1dc39ac <__read_chk@plt+0x1d5e5d8> │ │ │ │ movwcs r9, #2317 @ 0x90d │ │ │ │ ldrbmi r9, [r8], -fp, lsl #20 │ │ │ │ @ instruction: 0xfffcf7f0 │ │ │ │ - blt 1bc3a2c <__read_chk@plt+0x1b5e658> │ │ │ │ - strt r2, [pc], #-1024 @ c5a34 <__read_chk@plt+0x60660> │ │ │ │ + blt 1bc39bc <__read_chk@plt+0x1b5e5e8> │ │ │ │ + strt r2, [pc], #-1024 @ c59c4 <__read_chk@plt+0x605f0> │ │ │ │ @ instruction: 0x3010f8db │ │ │ │ ldrhtcc pc, [r0], r3 @ │ │ │ │ @ instruction: 0xf53f079a │ │ │ │ strbt sl, [fp], r4, asr #29 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ stc2l 0, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -98729,37 +98701,37 @@ │ │ │ │ @ instruction: 0xf8da869d │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x065830fe │ │ │ │ mrshi pc, (UNDEF: 23) @ │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7b10a4 <__read_chk@plt+0xfe74bcd0> │ │ │ │ + blvs fe7b1034 <__read_chk@plt+0xfe74bc60> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf47f0302 │ │ │ │ @ instruction: 0xf892ad7c │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c6430 <__read_chk@plt+0x86105c> │ │ │ │ + bcs 8c63c0 <__read_chk@plt+0x860fec> │ │ │ │ @ instruction: 0xf013d003 │ │ │ │ @ instruction: 0xf43f0f0e │ │ │ │ stcls 13, cr10, [sp], {114} @ 0x72 │ │ │ │ @ instruction: 0xf0ff4620 │ │ │ │ stmdacs r0, {r0, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, pc, #0 │ │ │ │ @ instruction: 0xf0ff4620 │ │ │ │ stmdavs r3, {r0, r1, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x462082f8 │ │ │ │ stc2 0, cr15, [r4, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r9], ip, rrx │ │ │ │ rschi pc, pc, #64, 2 │ │ │ │ - bcs ec318 <__read_chk@plt+0x86f44> │ │ │ │ + bcs ec2a8 <__read_chk@plt+0x86ed4> │ │ │ │ msrhi CPSR_f, r1 │ │ │ │ - blcs dfb40 <__read_chk@plt+0x7a76c> │ │ │ │ + blcs dfad0 <__read_chk@plt+0x7a6fc> │ │ │ │ msrhi CPSR_s, r1 │ │ │ │ @ instruction: 0xf8536852 │ │ │ │ @ instruction: 0xf8956022 │ │ │ │ @ instruction: 0xf5a73120 │ │ │ │ @ instruction: 0xf10d746a │ │ │ │ stmdbls sp, {r5, r6, r8, fp} │ │ │ │ svceq 0x0040f013 │ │ │ │ @@ -98771,15 +98743,15 @@ │ │ │ │ tstls r2, #512 @ 0x200 │ │ │ │ @ instruction: 0xf8c4940f │ │ │ │ @ instruction: 0xf0a7c000 │ │ │ │ stmdavs r3!, {r0, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf013900e │ │ │ │ @ instruction: 0xf47f0308 │ │ │ │ ldrmi sl, [r9], -r9, lsl #27 │ │ │ │ - bcc fe303ec0 <__read_chk@plt+0xfe29eaec> │ │ │ │ + bcc fe303e50 <__read_chk@plt+0xfe29ea7c> │ │ │ │ subls pc, r4, sp, asr #17 │ │ │ │ ldrbtmi r9, [fp], #-3083 @ 0xfffff3f5 │ │ │ │ ldrsbtls pc, [r4], -sp @ │ │ │ │ adcne pc, r8, #3145728 @ 0x300000 │ │ │ │ subshi pc, r0, sp, asr #17 │ │ │ │ andsls r4, r3, #136, 12 @ 0x8800000 │ │ │ │ sublt pc, r0, sp, asr #17 │ │ │ │ @@ -98787,51 +98759,51 @@ │ │ │ │ vaddl.s8 q9, d0, d10 │ │ │ │ @ instruction: 0x46490010 │ │ │ │ @ instruction: 0x4632601a │ │ │ │ msrcc CPSR_, r5 @ │ │ │ │ svceq 0x0040f013 │ │ │ │ svclt 0x00189b12 │ │ │ │ @ instruction: 0xf0a7200a │ │ │ │ - blls 4c3ef8 <__read_chk@plt+0x45eb24> │ │ │ │ + blls 4c3e88 <__read_chk@plt+0x45eab4> │ │ │ │ ldmdavs fp, {r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xf140071a │ │ │ │ stccs 1, cr8, [r0], {38} @ 0x26 │ │ │ │ strhi pc, [r3], r0 │ │ │ │ - blcs e0024 <__read_chk@plt+0x7ac50> │ │ │ │ + blcs dffb4 <__read_chk@plt+0x7abe0> │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ smlabtcs r1, ip, pc, fp @ │ │ │ │ vrhadd.u8 d2, d0, d0 │ │ │ │ @ instruction: 0x464887f0 │ │ │ │ stc2l 1, cr15, [r4], #-48 @ 0xffffffd0 │ │ │ │ - bvs 132010 <__read_chk@plt+0xccc3c> │ │ │ │ + bvs 131fa0 <__read_chk@plt+0xccbcc> │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf89587fb │ │ │ │ @ instruction: 0xf0133118 │ │ │ │ @ instruction: 0xf0410020 │ │ │ │ @ instruction: 0xf50d8135 │ │ │ │ movwcc r5, #33697 @ 0x83a1 │ │ │ │ - blcs dfc38 <__read_chk@plt+0x7a864> │ │ │ │ + blcs dfbc8 <__read_chk@plt+0x7a7f4> │ │ │ │ strbhi pc, [r0], -r0 @ │ │ │ │ ldmibne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0068f79e │ │ │ │ + svc 0x00a0f79e │ │ │ │ @ instruction: 0xf1b84683 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8d887fc │ │ │ │ @ instruction: 0xf11c0004 │ │ │ │ stmib sp, {r0, r1, r3, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf50db000 │ │ │ │ vqdmulh.s d23, d0, d1 │ │ │ │ andcs r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ @ instruction: 0x46584619 │ │ │ │ - stmdb r8!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r0!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stccc 8, cr15, [r8], {7} │ │ │ │ @ instruction: 0xf8d54658 │ │ │ │ - bls 592614 <__read_chk@plt+0x52d240> │ │ │ │ + bls 5925a4 <__read_chk@plt+0x52d1d0> │ │ │ │ movwcs r6, #2265 @ 0x8d9 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ submi r2, r9, #120, 6 @ 0xe0000001 │ │ │ │ cmncs r9, #0, 6 │ │ │ │ ldc2l 0, cr15, [sl], #100 @ 0x64 │ │ │ │ @ instruction: 0xf0012878 │ │ │ │ ldmdacs r9!, {r1, r3, r6, r7, r9, pc}^ │ │ │ │ @@ -98858,88 +98830,88 @@ │ │ │ │ @ instruction: 0xf8583954 │ │ │ │ @ instruction: 0xf7ff3003 │ │ │ │ @ instruction: 0xf8dfb908 │ │ │ │ @ instruction: 0xf8583948 │ │ │ │ @ instruction: 0xf7ff3003 │ │ │ │ @ instruction: 0xf8dfb9ad │ │ │ │ ldrbtmi r3, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ - blls 3bf6b0 <__read_chk@plt+0x35a2dc> │ │ │ │ + blls 3bf640 <__read_chk@plt+0x35a26c> │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrt sl, [r8], #3198 @ 0xc7e │ │ │ │ - ldr r2, [pc, #256]! @ c5db0 <__read_chk@plt+0x609dc> │ │ │ │ + ldr r2, [pc, #256]! @ c5d40 <__read_chk@plt+0x6096c> │ │ │ │ stmdbne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79e4479 │ │ │ │ - @ instruction: 0xf8dfeef8 │ │ │ │ + @ instruction: 0xf8dfef30 │ │ │ │ strmi r3, [r1], -r0, lsr #18 │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ ldmdblt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ msrvc SPSR_sxc, #700448768 @ 0x29c00000 │ │ │ │ ldmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r1, fp, lsl #20 │ │ │ │ @ instruction: 0xf8c94479 │ │ │ │ andsvs r0, sl, r0 │ │ │ │ - @ instruction: 0xf956f11d │ │ │ │ - blge 7175ac <__read_chk@plt+0x6b21d8> │ │ │ │ + @ instruction: 0xf8fef11d │ │ │ │ + blge 71753c <__read_chk@plt+0x6b2168> │ │ │ │ ldrbmi r4, [r8], -sl, asr #12 │ │ │ │ stc2l 7, cr15, [lr], {246} @ 0xf6 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8daab1b │ │ │ │ - blcs d1cfc <__read_chk@plt+0x6c928> │ │ │ │ - blge 3c2dfc <__read_chk@plt+0x35da28> │ │ │ │ + blcs d1c8c <__read_chk@plt+0x6c8b8> │ │ │ │ + blge 3c2d8c <__read_chk@plt+0x35d9b8> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ - blt ffe43d04 <__read_chk@plt+0xffdde930> │ │ │ │ + blt ffe43c94 <__read_chk@plt+0xffdde8c0> │ │ │ │ teqlt fp, sp, lsl #22 │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ ldmvs r8, {r3, r4, r6, r7, fp, ip} │ │ │ │ @ instruction: 0xf0d64479 │ │ │ │ ldmdblt r0!, {r0, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strbpl pc, [lr, #-1291] @ 0xfffffaf5 @ │ │ │ │ @ instruction: 0xf79e2000 │ │ │ │ - ldmdb r5, {r1, r2, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdb r5, {r1, r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ addmi r2, r2, #134217728 @ 0x8000000 │ │ │ │ - ble 1d635c <__read_chk@plt+0x170f88> │ │ │ │ + ble 1d62ec <__read_chk@plt+0x170f18> │ │ │ │ @ instruction: 0xf8c92301 │ │ │ │ stmdb r5, {ip, sp}^ │ │ │ │ @ instruction: 0xf8df0102 │ │ │ │ andcs r1, r5, #176, 16 @ 0xb00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 5, APSR_nzcv, cr2, cr14, {4} │ │ │ │ + mcr 7, 7, pc, cr10, cr14, {4} @ │ │ │ │ stmiacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8584605 │ │ │ │ ldmdavs r9!, {r0, r1, ip, sp, lr} │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle ip, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ strle r0, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ - blvs fe7b2220 <__read_chk@plt+0xfe74ce4c> │ │ │ │ + blvs fe7b21b0 <__read_chk@plt+0xfe74cddc> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ @ instruction: 0xf8df86dd │ │ │ │ andcs r1, r5, #116, 16 @ 0x740000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr0, cr14, {4} │ │ │ │ + mcr 7, 6, pc, cr8, cr14, {4} @ │ │ │ │ strtmi r9, [fp], -r0 │ │ │ │ tstcs r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf0fc2004 │ │ │ │ @ instruction: 0xf7fffa7f │ │ │ │ @ instruction: 0xf8d5b8b4 │ │ │ │ cmnlt r9, ip, lsl #7 │ │ │ │ @ instruction: 0x51a1f50d │ │ │ │ orreq pc, r0, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0xf0833108 │ │ │ │ stmdavs r9, {r0, r8, r9} │ │ │ │ svclt 0x00142900 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs c69c4 <__read_chk@plt+0x615f0> │ │ │ │ - bge bc2ec0 <__read_chk@plt+0xb5daec> │ │ │ │ + blcs c6954 <__read_chk@plt+0x61580> │ │ │ │ + bge bc2e50 <__read_chk@plt+0xb5da7c> │ │ │ │ smlalscc pc, ip, r5, r8 @ │ │ │ │ @ instruction: 0xf0003002 │ │ │ │ vhsub.u32 d16, d2, d3 │ │ │ │ @ instruction: 0xf8850301 │ │ │ │ @ instruction: 0xf7ff30fc │ │ │ │ ldmib sp, {r5, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf04fb910 │ │ │ │ @@ -98959,45 +98931,45 @@ │ │ │ │ @ instruction: 0xf5a77367 │ │ │ │ svcne 0x003a7c69 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ andls r2, sp, #0, 8 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46d0601c │ │ │ │ andmi pc, r0, ip, asr #17 │ │ │ │ - ldmdb ip!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x37c0f8df │ │ │ │ @ instruction: 0xf88746ba │ │ │ │ ldrbtmi r4, [fp], #-4091 @ 0xfffff005 │ │ │ │ @ instruction: 0xf6039615 │ │ │ │ tstls r4, #40, 6 @ 0xa0000000 │ │ │ │ sbfxcc pc, pc, #17, #17 │ │ │ │ ldrbtmi r9, [fp], #-1295 @ 0xfffffaf1 │ │ │ │ subls pc, r0, sp, asr #17 │ │ │ │ - blge 6aaaa4 <__read_chk@plt+0x6456d0> │ │ │ │ - blls 4aaaa0 <__read_chk@plt+0x4456cc> │ │ │ │ + blge 6aaa34 <__read_chk@plt+0x645660> │ │ │ │ + blls 4aaa30 <__read_chk@plt+0x44565c> │ │ │ │ @ instruction: 0xf8939811 │ │ │ │ @ instruction: 0xf8db212a │ │ │ │ movwls r3, #16 │ │ │ │ bfieq r9, r0, #22, #2 │ │ │ │ svclt 0x00489301 │ │ │ │ - blls 40e674 <__read_chk@plt+0x3a92a0> │ │ │ │ - bge 735bd8 <__read_chk@plt+0x6d0804> │ │ │ │ + blls 40e604 <__read_chk@plt+0x3a9230> │ │ │ │ + bge 735b68 <__read_chk@plt+0x6d0794> │ │ │ │ vst1.8 {d25-d28}, [pc], r2 │ │ │ │ ldrmi r5, [r9], -r0, lsl #5 │ │ │ │ - blx feb83df2 <__read_chk@plt+0xfeb1ea1e> │ │ │ │ + blx feb83d82 <__read_chk@plt+0xfeb1e9ae> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8db844e │ │ │ │ @ instruction: 0xf8b33010 │ │ │ │ @ instruction: 0x079830b0 │ │ │ │ ldmdbls r3, {r3, r4, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dfd502 │ │ │ │ ldrbtmi r1, [r9], #-1892 @ 0xfffff89c │ │ │ │ subcs sl, pc, #26, 30 @ 0x68 │ │ │ │ @ instruction: 0xf79f4638 │ │ │ │ - blls 5002b4 <__read_chk@plt+0x49aee0> │ │ │ │ + blls 500324 <__read_chk@plt+0x49af50> │ │ │ │ ldmdavs r8, {r9, sp} │ │ │ │ msrvc SPSR_sx, #713031680 @ 0x2a800000 │ │ │ │ subcs pc, pc, r3, lsl #17 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df80ca │ │ │ │ ldrbtmi r0, [r8], #-1860 @ 0xfffff8bc │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @@ -99009,48 +98981,48 @@ │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ ldmibeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x3724f8df │ │ │ │ @ instruction: 0x4648223c │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - svc 0x00ecf79e │ │ │ │ + stmda r4!, {r0, r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5032100 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf5aa2280 │ │ │ │ @ instruction: 0xf8837352 │ │ │ │ - bcs ca050 <__read_chk@plt+0x64c7c> │ │ │ │ + bcs c9fe0 <__read_chk@plt+0x64c0c> │ │ │ │ adchi pc, r0, r0 │ │ │ │ movwls r6, #59475 @ 0xe853 │ │ │ │ - @ instruction: 0xf79e4638 │ │ │ │ - strmi lr, [r6], -lr, asr #31 │ │ │ │ - @ instruction: 0xf79e980d │ │ │ │ - strmi lr, [r5], -sl, asr #31 │ │ │ │ + @ instruction: 0xf79f4638 │ │ │ │ + strmi lr, [r6], -r6, lsl #16 │ │ │ │ + @ instruction: 0xf79f980d │ │ │ │ + strmi lr, [r5], -r2, lsl #16 │ │ │ │ @ instruction: 0x46481974 │ │ │ │ - svc 0x00c4f79e │ │ │ │ - bls 452f7c <__read_chk@plt+0x3edba8> │ │ │ │ + svc 0x00fcf79e │ │ │ │ + bls 452f0c <__read_chk@plt+0x3edb38> │ │ │ │ strmi r4, [r3], -r4, lsl #8 │ │ │ │ - ble 8d69c8 <__read_chk@plt+0x8715f4> │ │ │ │ + ble 8d6958 <__read_chk@plt+0x871584> │ │ │ │ @ instruction: 0x2010f8db │ │ │ │ ldrhtcs pc, [r0], r2 @ │ │ │ │ @ instruction: 0xf1400792 │ │ │ │ @ instruction: 0xf8df8088 │ │ │ │ ldrbtmi r1, [r9], #-1728 @ 0xfffff940 │ │ │ │ @ instruction: 0x46382250 │ │ │ │ @ instruction: 0xf79f9312 │ │ │ │ - ldrtmi lr, [r8], -r8, lsr #17 │ │ │ │ - svc 0x00acf79e │ │ │ │ + ldrtmi lr, [r8], -r0, ror #17 │ │ │ │ + svc 0x00e4f79e │ │ │ │ stmdals lr, {r1, r2, r4, r5, r9, fp, ip} │ │ │ │ adcmi r1, r0, #164, 22 @ 0x29000 │ │ │ │ - blls 57c794 <__read_chk@plt+0x5173c0> │ │ │ │ + blls 57c724 <__read_chk@plt+0x517350> │ │ │ │ subsvc pc, r2, #713031680 @ 0x2a800000 │ │ │ │ - bne ff9ce378 <__read_chk@plt+0xff968fa4> │ │ │ │ + bne ff9ce308 <__read_chk@plt+0xff968f34> │ │ │ │ andsvc r4, r1, r0, lsr #5 │ │ │ │ - bne 9f5e70 <__read_chk@plt+0x990a9c> │ │ │ │ + bne 9f5e00 <__read_chk@plt+0x990a2c> │ │ │ │ strcs r1, [r1], #-2861 @ 0xfffff4d3 │ │ │ │ rscscs r4, fp, #45088768 @ 0x2b00000 │ │ │ │ strls sl, [r0], #-2370 @ 0xfffff6be │ │ │ │ @ instruction: 0xf104980d │ │ │ │ @ instruction: 0xf8dffe7d │ │ │ │ strtmi r3, [r2], -r0, lsl #13 │ │ │ │ ldrbtmi sl, [fp], #-3201 @ 0xfffff37f │ │ │ │ @@ -99060,132 +99032,132 @@ │ │ │ │ eorls pc, r0, sp, asr #17 │ │ │ │ teqcs lr, #0, 6 │ │ │ │ movwls r9, #30468 @ 0x7704 │ │ │ │ movwls r9, #4867 @ 0x1303 │ │ │ │ movwls r2, #21498 @ 0x53fa │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf79e4619 │ │ │ │ - blls 4c1de8 <__read_chk@plt+0x45ca14> │ │ │ │ + blls 4c1e58 <__read_chk@plt+0x45ca84> │ │ │ │ @ instruction: 0xf80a2100 │ │ │ │ @ instruction: 0xf8931c08 │ │ │ │ @ instruction: 0xf0133118 │ │ │ │ eorle r0, r7, r0, lsr #6 │ │ │ │ strbtvc pc, [r9], #-1450 @ 0xfffffa56 @ │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ffb188 │ │ │ │ cmnplt r0, pc, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0ff6820 │ │ │ │ stmdavs r3, {r0, r1, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r0!, {r0, r1, r3, r6, r8, ip, sp, pc} │ │ │ │ - blx 6823f6 <__read_chk@plt+0x61d022> │ │ │ │ + blx 682386 <__read_chk@plt+0x61cfb2> │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldreq r3, [lr], ip, rrx │ │ │ │ movwcs fp, #3908 @ 0xf44 │ │ │ │ @ instruction: 0xf5a76023 │ │ │ │ @ instruction: 0xf8db7369 │ │ │ │ strcs r2, [r2], #-16 │ │ │ │ stmdbls sp, {sl, ip, pc} │ │ │ │ ldmdavs fp, {r3, r4, r6, r9, sl, lr} │ │ │ │ - blx f83fe6 <__read_chk@plt+0xf1ec12> │ │ │ │ + blx f83f76 <__read_chk@plt+0xf1eba2> │ │ │ │ svclt 0x004bf7fe │ │ │ │ ldrbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xe759447b │ │ │ │ strtmi r9, [r0], -pc, lsl #20 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ stmib sp, {r0, r4, r6, r7, fp, sp, lr}^ │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ submi r9, r9, #20, 20 @ 0x14000 │ │ │ │ cmncs r9, #0, 6 │ │ │ │ - blx ffc020a8 <__read_chk@plt+0xffb9ccd4> │ │ │ │ + blx ffc02038 <__read_chk@plt+0xffb9cc64> │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r4, r7, r8, sl, pc}^ │ │ │ │ svcge 0x0005f47f │ │ │ │ @ instruction: 0xf106e7c2 │ │ │ │ udiv r5, r3, fp │ │ │ │ movwls r2, #58192 @ 0xe350 │ │ │ │ @ instruction: 0xf8dfe75e │ │ │ │ ldrbtmi r1, [r9], #-1472 @ 0xfffffa40 │ │ │ │ @ instruction: 0x4613e776 │ │ │ │ - bllt 584068 <__read_chk@plt+0x51ec94> │ │ │ │ + bllt 583ff8 <__read_chk@plt+0x51ec24> │ │ │ │ ldrne pc, [r4, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ @ instruction: 0xf8dfb8de │ │ │ │ andcs r1, r5, #176, 10 @ 0x2c000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [r4, #-632] @ 0xfffffd88 │ │ │ │ + stcl 7, cr15, [ip, #-632] @ 0xfffffd88 │ │ │ │ @ instruction: 0x2115f895 │ │ │ │ ldreq r4, [r2, -r3, lsl #12] │ │ │ │ andhi pc, r4, #64, 2 │ │ │ │ ldrmi pc, [r8, #2271] @ 0x8df │ │ │ │ andcs r4, r3, #124, 8 @ 0x7c000000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf0fc9400 │ │ │ │ @ instruction: 0xf7fef8fb │ │ │ │ - blcs f5cc8 <__read_chk@plt+0x908f4> │ │ │ │ + blcs f5c58 <__read_chk@plt+0x90884> │ │ │ │ stmdbge r6!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7b063c <__read_chk@plt+0xfe74b268> │ │ │ │ + blvs fe7b05cc <__read_chk@plt+0xfe74b1f8> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf43e0302 │ │ │ │ @ instruction: 0xf7ffaf22 │ │ │ │ - blls 3b462c <__read_chk@plt+0x34f258> │ │ │ │ + blls 3b45bc <__read_chk@plt+0x34f1e8> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf04faa6c │ │ │ │ @ instruction: 0xf7ff38ff │ │ │ │ @ instruction: 0xf023ba70 │ │ │ │ @ instruction: 0xf8850303 │ │ │ │ @ instruction: 0xf7ff30fc │ │ │ │ andcs fp, r1, #10813440 @ 0xa50000 │ │ │ │ @ instruction: 0xf0a84620 │ │ │ │ stmdacs r0, {r0, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mrcge 6, 4, APSR_nzcv, cr1, cr15, {5} │ │ │ │ - blcs ecd20 <__read_chk@plt+0x8794c> │ │ │ │ + blcs eccb0 <__read_chk@plt+0x878dc> │ │ │ │ bicshi pc, r3, r0 │ │ │ │ - bvs 7acd28 <__read_chk@plt+0x747954> │ │ │ │ + bvs 7accb8 <__read_chk@plt+0x7478e4> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ - blls 42683c <__read_chk@plt+0x3c1468> │ │ │ │ + blls 4267cc <__read_chk@plt+0x3c13f8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 426a1c <__read_chk@plt+0x3c1648> │ │ │ │ + blls 4269ac <__read_chk@plt+0x3c15d8> │ │ │ │ strne pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ - blx ff682470 <__read_chk@plt+0xff61d09c> │ │ │ │ + blx ff682400 <__read_chk@plt+0xff61d02c> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df823a │ │ │ │ ldrbtmi r1, [r9], #-1300 @ 0xfffffaec │ │ │ │ ldrmi r2, [r0], -r0, lsl #4 │ │ │ │ ldc2 0, cr15, [r6], #-740 @ 0xfffffd1c │ │ │ │ mcrlt 7, 7, pc, cr11, cr14, {7} @ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ movwcc r2, #33280 @ 0x8200 │ │ │ │ - blcs e01ac <__read_chk@plt+0x7add8> │ │ │ │ + blcs e013c <__read_chk@plt+0x7ad68> │ │ │ │ @ instruction: 0xf8dfd138 │ │ │ │ @ instruction: 0xf85834ac │ │ │ │ ldmdavs sl, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ smlalsne pc, lr, r3, r8 @ │ │ │ │ @ instruction: 0xf1000649 │ │ │ │ @ instruction: 0xf8d281f0 │ │ │ │ - bcs ce460 <__read_chk@plt+0x6908c> │ │ │ │ + bcs ce3f0 <__read_chk@plt+0x6901c> │ │ │ │ mvnhi pc, r0 │ │ │ │ - bcc 2a0fb0 <__read_chk@plt+0x23bbdc> │ │ │ │ + bcc 2a0f40 <__read_chk@plt+0x23bb6c> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r3, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ bicshi pc, fp, r0 │ │ │ │ strtmi r9, [r0], -sp, lsl #24 │ │ │ │ - blx 1402588 <__read_chk@plt+0x139d1b4> │ │ │ │ + blx 1402518 <__read_chk@plt+0x139d144> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x462081d4 │ │ │ │ - blx 1282594 <__read_chk@plt+0x121d1c0> │ │ │ │ - blcs e01a8 <__read_chk@plt+0x7add4> │ │ │ │ + blx 1282524 <__read_chk@plt+0x121d150> │ │ │ │ + blcs e0138 <__read_chk@plt+0x7ad64> │ │ │ │ bichi pc, sp, r0 │ │ │ │ @ instruction: 0xf0ff4620 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf14006dc │ │ │ │ andcs r8, r1, #196, 2 @ 0x31 │ │ │ │ stmdals sp, {r0, r1, r3, sl, fp, ip, pc} │ │ │ │ @@ -99203,59 +99175,59 @@ │ │ │ │ @ instruction: 0xf89320fb │ │ │ │ @ instruction: 0xf00230fe │ │ │ │ @ instruction: 0xf0030060 │ │ │ │ stmdacs r0!, {r6, r8, r9} │ │ │ │ cmpphi r4, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8dc81bc │ │ │ │ - blcs d2504 <__read_chk@plt+0x6d130> │ │ │ │ + blcs d2494 <__read_chk@plt+0x6d0c0> │ │ │ │ @ instruction: 0x81b7f000 │ │ │ │ stmdbcc r7, {r0, r3, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ streq pc, [r2], #-49 @ 0xffffffcf │ │ │ │ movthi pc, #57408 @ 0xe040 @ │ │ │ │ ldrsbteq pc, [ip], ip @ │ │ │ │ - blx 202618 <__read_chk@plt+0x19d244> │ │ │ │ + blx 2025a8 <__read_chk@plt+0x19d1d4> │ │ │ │ @ instruction: 0xf8dab1b8 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0ff00bc │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dab17b │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0ff00bc │ │ │ │ stmdavs r3, {r0, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strle r0, [r4, #-1752] @ 0xfffff928 │ │ │ │ andcs r9, r2, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0xf0d2980d │ │ │ │ - bls 3c52fc <__read_chk@plt+0x35ff28> │ │ │ │ - blcs e02a0 <__read_chk@plt+0x7aecc> │ │ │ │ + bls 3c528c <__read_chk@plt+0x35feb8> │ │ │ │ + blcs e0230 <__read_chk@plt+0x7ae5c> │ │ │ │ ldrhi pc, [lr, r0]! │ │ │ │ @ instruction: 0xf8536852 │ │ │ │ adcsmi r3, r3, #34 @ 0x22 │ │ │ │ orrhi pc, r2, r0 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf995b12b │ │ │ │ - b 18aa6cc <__read_chk@plt+0x18452f8> │ │ │ │ + b 18aa65c <__read_chk@plt+0x1845288> │ │ │ │ @ instruction: 0xf00079d9 │ │ │ │ stmibmi pc!, {r0, r4, r5, r7, r8, r9, sl, pc}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79e4479 │ │ │ │ - andcs lr, r2, #20, 24 @ 0x1400 │ │ │ │ + andcs lr, r2, #76, 24 @ 0x4c00 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf03d2004 │ │ │ │ - bls 3c4e68 <__read_chk@plt+0x35fa94> │ │ │ │ + bls 3c4df8 <__read_chk@plt+0x35fa24> │ │ │ │ andcc lr, r0, #3440640 @ 0x348000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8538797 │ │ │ │ @ instruction: 0xf8437022 │ │ │ │ ldrbmi r6, [r8], -r2, lsr #32 │ │ │ │ stmdbls sp, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ ldc2 1, cr15, [r4, #52] @ 0x34 │ │ │ │ - blmi ff2f28b4 <__read_chk@plt+0xff28d4e0> │ │ │ │ + blmi ff2f2844 <__read_chk@plt+0xff28d470> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ smlalscc pc, lr, r5, r8 @ │ │ │ │ orreq pc, r0, #35 @ 0x23 │ │ │ │ rscscc pc, lr, r5, lsl #17 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ @@ -99266,301 +99238,301 @@ │ │ │ │ @ instruction: 0xf8da52a1 │ │ │ │ andcc r3, r8, #0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8936812 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ @ instruction: 0xf1a30370 │ │ │ │ submi r0, fp, #48, 2 │ │ │ │ - bcs d682c <__read_chk@plt+0x71458> │ │ │ │ - strbhi pc, [pc, #64]! @ c6344 <__read_chk@plt+0x60f70> @ │ │ │ │ + bcs d67bc <__read_chk@plt+0x713e8> │ │ │ │ + strbhi pc, [pc, #64]! @ c62d4 <__read_chk@plt+0x60f00> @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf50d8739 │ │ │ │ andcc r5, r8, #268435466 @ 0x1000000a │ │ │ │ - bcs e035c <__read_chk@plt+0x7af88> │ │ │ │ + bcs e02ec <__read_chk@plt+0x7af18> │ │ │ │ strbhi pc, [r5, #64]! @ 0x40 @ │ │ │ │ movwcs r9, #7179 @ 0x1c0b │ │ │ │ ldrbmi r9, [r8], -sp, lsl #18 │ │ │ │ @ instruction: 0xf10d4622 │ │ │ │ teqplt r0, sp, lsl #25 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8584bc4 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ - blls 39f0c4 <__read_chk@plt+0x339cf0> │ │ │ │ + blls 39f054 <__read_chk@plt+0x339c80> │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ stcllt 7, cr15, [r4, #1016]! @ 0x3f8 │ │ │ │ andcs r4, r5, #3112960 @ 0x2f8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fec841c8 <__read_chk@plt+0xfec1edf4> │ │ │ │ + bl ffa84158 <__read_chk@plt+0xffa1ed84> │ │ │ │ @ instruction: 0x46014bbc │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ mcrlt 7, 0, pc, cr8, cr14, {7} @ │ │ │ │ ldrbmi r9, [r8], -fp, lsl #24 │ │ │ │ movwcs r9, #18701 @ 0x490d │ │ │ │ @ instruction: 0xf0bd4622 │ │ │ │ strmi pc, [r7], -fp, lsl #26 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ smlattcs r1, r6, r0, r8 │ │ │ │ @ instruction: 0xf0a74620 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, r0, #0 │ │ │ │ @ instruction: 0x200449b1 │ │ │ │ @ instruction: 0xf11c4479 │ │ │ │ - ldmibmi r0!, {r0, r1, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmibmi r0!, {r0, r1, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xf79e4479 │ │ │ │ - blmi fe6811c8 <__read_chk@plt+0xfe61bdf4> │ │ │ │ + blmi fe681238 <__read_chk@plt+0xfe61be64> │ │ │ │ @ instruction: 0xf8584681 │ │ │ │ @ instruction: 0xf8daa003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8c6d30 <__read_chk@plt+0x86195c> │ │ │ │ + bcs 8c6cc0 <__read_chk@plt+0x8618ec> │ │ │ │ @ instruction: 0xf891d10c │ │ │ │ @ instruction: 0x065520fe │ │ │ │ @ instruction: 0xf8d3d408 │ │ │ │ smlawtlt sl, r0, r0, r2 │ │ │ │ - bcc 2a120c <__read_chk@plt+0x23be38> │ │ │ │ + bcc 2a119c <__read_chk@plt+0x23bdc8> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ ldrhi pc, [r2, #-0] │ │ │ │ @ instruction: 0xf11c4638 │ │ │ │ pkhtbmi pc, r0, r9, asr #17 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, r1 │ │ │ │ @ instruction: 0xf0402920 │ │ │ │ @ instruction: 0xf89283d6 │ │ │ │ @ instruction: 0x064810fe │ │ │ │ ldrhi pc, [r5], #256 @ 0x100 │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blvs fe5677c0 <__read_chk@plt+0xfe5023ec> │ │ │ │ + blvs fe567750 <__read_chk@plt+0xfe50237c> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf0000202 │ │ │ │ ldcmi 4, cr8, [r1, #780] @ 0x30c │ │ │ │ @ instruction: 0xf8d3447d │ │ │ │ smlawtlt sl, r0, r0, r2 │ │ │ │ - bcc 2a1260 <__read_chk@plt+0x23be8c> │ │ │ │ + bcc 2a11f0 <__read_chk@plt+0x23be1c> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ ldrhi pc, [r8] │ │ │ │ andcs r4, r5, #140, 18 @ 0x230000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 11042a4 <__read_chk@plt+0x109eed0> │ │ │ │ + bl 1f04234 <__read_chk@plt+0x1e9ee60> │ │ │ │ @ instruction: 0xf8da4604 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8c6dc0 <__read_chk@plt+0x8619ec> │ │ │ │ + bcs 8c6d50 <__read_chk@plt+0x86197c> │ │ │ │ @ instruction: 0xf891d10c │ │ │ │ @ instruction: 0x065620fe │ │ │ │ @ instruction: 0xf8d3d408 │ │ │ │ smlawtlt sl, r0, r0, r2 │ │ │ │ - bcc 2a129c <__read_chk@plt+0x23bec8> │ │ │ │ + bcc 2a122c <__read_chk@plt+0x23be58> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ mvnhi pc, #0 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ - blmi 202743c <__read_chk@plt+0x1fc2068> │ │ │ │ + blmi 20273cc <__read_chk@plt+0x1fc1ff8> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r4, r2, #134217728 @ 0x8000000 │ │ │ │ tstcs r0, fp, asr #12 │ │ │ │ strls r2, [r1, #-4] │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xff8cf0fb │ │ │ │ stcllt 7, cr15, [r3, #-1016] @ 0xfffffc08 │ │ │ │ ldrbtmi r4, [r9], #-2422 @ 0xfffff68a │ │ │ │ ldmiblt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ tstcs r0, r5, ror sl │ │ │ │ ldrbtmi r4, [sl], #-1544 @ 0xfffff9f8 │ │ │ │ - blx fe182778 <__read_chk@plt+0xfe11d3a4> │ │ │ │ + blx fe182708 <__read_chk@plt+0xfe11d334> │ │ │ │ ldclt 7, cr15, [r7, #-1016]! @ 0xfffffc08 │ │ │ │ ldrbtmi r4, [ip], #-3186 @ 0xfffff38e │ │ │ │ strdcs lr, [r0, -fp] │ │ │ │ stmdals fp, {r6, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0a72102 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf133d074 │ │ │ │ - @ instruction: 0x4602ff95 │ │ │ │ + @ instruction: 0x4602ff3d │ │ │ │ movwcs r9, #28173 @ 0x6e0d │ │ │ │ @ instruction: 0xf8922100 │ │ │ │ @ instruction: 0x4630c058 │ │ │ │ stceq 0, cr15, [r4], {76} @ 0x4c │ │ │ │ subsgt pc, r8, r2, lsl #17 │ │ │ │ - blx e028c2 <__read_chk@plt+0xd9d4ee> │ │ │ │ - blcs e0f9c <__read_chk@plt+0x7bbc8> │ │ │ │ + blx e02852 <__read_chk@plt+0xd9d47e> │ │ │ │ + blcs e0f2c <__read_chk@plt+0x7bb58> │ │ │ │ cmnphi r2, #0 @ p-variant is OBSOLETE │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ and r2, r5, r0, lsl #8 │ │ │ │ @ instruction: 0xf1096ab3 │ │ │ │ strbmi r0, [fp, #-2305] @ 0xfffff6ff │ │ │ │ sbchi pc, lr, r0, asr #1 │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ - ldc2l 1, cr15, [sl], #-192 @ 0xffffff40 │ │ │ │ + stc2 1, cr15, [r2], #-192 @ 0xffffff40 │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ - strble r0, [pc, #2010]! @ c6cd6 <__read_chk@plt+0x61902> │ │ │ │ + strble r0, [pc, #2010]! @ c6c66 <__read_chk@plt+0x61892> │ │ │ │ strbmi r2, [sl], -r2, lsl #6 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ cdp2 0, 12, cr15, cr10, cr5, {5} │ │ │ │ rscle r2, r7, r0, lsl #16 │ │ │ │ movwcs r4, #2646 @ 0xa56 │ │ │ │ movwls r4, #1609 @ 0x649 │ │ │ │ - blge 717700 <__read_chk@plt+0x6b232c> │ │ │ │ + blge 717690 <__read_chk@plt+0x6b22bc> │ │ │ │ @ instruction: 0xf0d24630 │ │ │ │ msrlt CPSR_, r1, lsl sp │ │ │ │ msrvc SPSR_sxc, #700448768 @ 0x29c00000 │ │ │ │ @ instruction: 0x071b681b │ │ │ │ strcc sp, [r1], #-1240 @ 0xfffffb28 │ │ │ │ @ instruction: 0xf8dae7d6 │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ @ instruction: 0xf7ff38ff │ │ │ │ andcs fp, r2, #4587520 @ 0x460000 │ │ │ │ stmdbmi fp, {r1, r3, r4, r5, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ - blx b0282c <__read_chk@plt+0xa9d458> │ │ │ │ + blx b027bc <__read_chk@plt+0xa9d3e8> │ │ │ │ ldcllt 7, cr15, [sp], {254} @ 0xfe │ │ │ │ strbeq pc, [r5], #267 @ 0x10b @ │ │ │ │ @ instruction: 0xf08d4620 │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mrrcge 4, 7, pc, fp, cr15 @ │ │ │ │ @ instruction: 0x1010f8db │ │ │ │ andcs lr, r2, #1291845632 @ 0x4d000000 │ │ │ │ stcllt 7, cr15, [r2, #1016]! @ 0x3f8 │ │ │ │ tstcs r1, fp, lsl #16 │ │ │ │ @ instruction: 0xf83af0a7 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bmi 10709dc <__read_chk@plt+0x100b608> │ │ │ │ + bmi 107096c <__read_chk@plt+0x100b598> │ │ │ │ ldmdbmi lr!, {sp} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - blx 382868 <__read_chk@plt+0x31d494> │ │ │ │ + blx 3827f8 <__read_chk@plt+0x31d424> │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ stcllt 7, cr15, [r0], {254} @ 0xfe │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldmdbmi r9!, {r2, r3, r4, r9, sl, sp, lr, pc} │ │ │ │ strb r4, [r5, #1145] @ 0x479 │ │ │ │ ldmdbmi r9!, {r3, r4, r5, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf9faf0b9 │ │ │ │ - stclt 7, cr15, [pc], #1016 @ c69a0 <__read_chk@plt+0x615cc> │ │ │ │ + stclt 7, cr15, [pc], #1016 @ c6930 <__read_chk@plt+0x6155c> │ │ │ │ @ instruction: 0xf10c980d │ │ │ │ @ instruction: 0xf7fff8fd │ │ │ │ svclt 0x0000bba2 │ │ │ │ - andseq r7, r9, r6, asr #13 │ │ │ │ - @ instruction: 0x00194ffe │ │ │ │ + @ instruction: 0x001975da │ │ │ │ + andseq r4, r9, r2, lsl pc │ │ │ │ @ instruction: 0xffff2213 │ │ │ │ - @ instruction: 0x001974fa │ │ │ │ - @ instruction: 0x001b95fa │ │ │ │ - @ instruction: 0x001974ba │ │ │ │ - eorseq sp, r7, r6, asr #2 │ │ │ │ - andseq r7, r9, lr, ror #1 │ │ │ │ + andseq r7, r9, lr, lsl #8 │ │ │ │ + andseq r9, fp, lr, lsl #10 │ │ │ │ + andseq r7, r9, lr, asr #7 │ │ │ │ + ldrhteq sp, [r7], -r6 │ │ │ │ + andseq r7, r9, r2 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ @ instruction: 0xffff1f17 │ │ │ │ - andseq r6, r9, r0, ror lr │ │ │ │ + andseq r6, r9, r4, lsl #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r7, r9, r8, lsr #5 │ │ │ │ - @ instruction: 0x001b92d8 │ │ │ │ - @ instruction: 0x00196eda │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eoreq r0, r7, lr, asr #7 │ │ │ │ - eorseq ip, r7, r2, asr lr │ │ │ │ - andseq sl, r8, lr, asr #14 │ │ │ │ - eoreq r3, r1, sl, lsl #19 │ │ │ │ - andseq r6, r9, sl, lsl #24 │ │ │ │ - andseq pc, r8, r6, lsl #21 │ │ │ │ - mulseq r9, r6, lr │ │ │ │ - eoreq r0, r7, sl, ror r2 │ │ │ │ - @ instruction: 0x00196df6 │ │ │ │ - @ instruction: 0x00196df6 │ │ │ │ - andseq r8, pc, r4, asr #11 │ │ │ │ - andseq lr, r8, sl, asr #7 │ │ │ │ - andseq r6, r9, r4, ror pc │ │ │ │ - andseq r6, r9, r6, lsr pc │ │ │ │ - andseq r6, r9, ip, asr sl │ │ │ │ - @ instruction: 0x001b8eda │ │ │ │ - @ instruction: 0x001969be │ │ │ │ - @ instruction: 0x001969b0 │ │ │ │ + @ instruction: 0x001971bc │ │ │ │ + andseq r9, fp, ip, ror #3 │ │ │ │ + andseq r6, r9, lr, ror #27 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eoreq r0, r7, r2, ror #5 │ │ │ │ + eorseq ip, r7, r2, asr #29 │ │ │ │ + andseq sl, r8, r2, ror #12 │ │ │ │ + mlaeq r1, lr, r8, r3 │ │ │ │ + andseq r6, r9, lr, lsl fp │ │ │ │ + mulseq r8, sl, r9 │ │ │ │ + andseq r6, r9, sl, lsr #27 │ │ │ │ + eoreq r0, r7, lr, lsl #3 │ │ │ │ + andseq r6, r9, sl, lsl #26 │ │ │ │ + andseq r6, r9, sl, lsl #26 │ │ │ │ + @ instruction: 0x001f84d8 │ │ │ │ + @ instruction: 0x0018e2de │ │ │ │ + andseq r6, r9, r8, lsl #29 │ │ │ │ + andseq r6, r9, sl, asr #28 │ │ │ │ + andseq r6, r9, r0, ror r9 │ │ │ │ + andseq r8, fp, lr, ror #27 │ │ │ │ + @ instruction: 0x001968d2 │ │ │ │ + andseq r6, r9, r4, asr #17 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - andseq r6, r9, r6, asr #15 │ │ │ │ + @ instruction: 0x001966da │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andseq r6, r9, ip, ror #20 │ │ │ │ - andseq r6, r9, r4, lsl #21 │ │ │ │ - andseq r0, r9, r8, lsl #23 │ │ │ │ - eoreq pc, r6, lr, lsr #26 │ │ │ │ - andseq r1, fp, r0, lsr #30 │ │ │ │ - andseq r4, r9, r2, ror r9 │ │ │ │ - andseq r6, r9, lr, asr #21 │ │ │ │ - andseq r9, fp, r2, ror r7 │ │ │ │ - andseq r4, r9, ip, ror r9 │ │ │ │ - @ instruction: 0x001839b2 │ │ │ │ - andseq r6, r9, r0, ror #12 │ │ │ │ - andseq r6, r9, r6, asr #10 │ │ │ │ - andseq r6, r9, r0, asr #10 │ │ │ │ + andseq r6, r9, r0, lsl #19 │ │ │ │ mulseq r9, r8, r9 │ │ │ │ - andseq r6, r9, r6, lsr #19 │ │ │ │ + mulseq r9, ip, sl │ │ │ │ + eoreq pc, r6, r2, asr #24 │ │ │ │ + andseq r1, fp, r4, lsr lr │ │ │ │ + andseq r4, r9, r6, lsl #17 │ │ │ │ + andseq r6, r9, r2, ror #19 │ │ │ │ + andseq r9, fp, r6, lsl #13 │ │ │ │ + mulseq r9, r0, r8 │ │ │ │ + @ instruction: 0x001838fa │ │ │ │ + andseq r6, r9, r4, ror r5 │ │ │ │ + andseq r6, r9, sl, asr r4 │ │ │ │ + andseq r6, r9, r4, asr r4 │ │ │ │ + andseq r6, r9, ip, lsr #17 │ │ │ │ + @ instruction: 0x001968ba │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8958297 │ │ │ │ stccs 0, cr3, [r1], {244} @ 0xf4 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ teqphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ - blcc fee04a1c <__read_chk@plt+0xfed9f648> │ │ │ │ + blcc fee049ac <__read_chk@plt+0xfed9f5d8> │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ - beq ff242ad4 <__read_chk@plt+0xff1dd700> │ │ │ │ + beq ff242a64 <__read_chk@plt+0xff1dd690> │ │ │ │ stmdbvc r1, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0a74650 │ │ │ │ - blls 484f98 <__read_chk@plt+0x41fbc4> │ │ │ │ + blls 484f28 <__read_chk@plt+0x41fb54> │ │ │ │ movwmi lr, #6605 @ 0x19cd │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ mulls r4, ip, fp │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ movwls r7, #13284 @ 0x33e4 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf79e4619 │ │ │ │ - @ instruction: 0xf895ec00 │ │ │ │ + @ instruction: 0xf895ec38 │ │ │ │ tstcs r0, r6, lsl r1 │ │ │ │ stcne 8, cr15, [r8], {7} │ │ │ │ @ instruction: 0xf10007de │ │ │ │ @ instruction: 0xf9958158 │ │ │ │ - blcs d2b40 <__read_chk@plt+0x6d76c> │ │ │ │ + blcs d2ad0 <__read_chk@plt+0x6d6fc> │ │ │ │ @ instruction: 0xf8dbda07 │ │ │ │ @ instruction: 0xb1233010 │ │ │ │ ldrhtcc pc, [r0], r3 @ │ │ │ │ @ instruction: 0xf1000798 │ │ │ │ strcs r8, [r0, -r6, asr #2] │ │ │ │ ldrtmi r4, [fp], -r8, asr #12 │ │ │ │ cmncs r9, sl, lsr r6 │ │ │ │ @ instruction: 0xf0199700 │ │ │ │ ldmdacs r9!, {r0, r1, r3, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ mrshi pc, (UNDEF: 65) @ │ │ │ │ - blcs 1204a94 <__read_chk@plt+0x119f6c0> │ │ │ │ + blcs 1204a24 <__read_chk@plt+0x119f650> │ │ │ │ @ instruction: 0x46384639 │ │ │ │ @ instruction: 0xf0b9447a │ │ │ │ @ instruction: 0xf7fef93b │ │ │ │ vmovls.s16 fp, d21[1] │ │ │ │ - stcls 6, cr4, [pc, #-348] @ c65d0 <__read_chk@plt+0x611fc> │ │ │ │ + stcls 6, cr4, [pc, #-348] @ c6560 <__read_chk@plt+0x6118c> │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ @ instruction: 0xf89581ea │ │ │ │ ldrbeq r3, [lr, -sl, lsr #2] │ │ │ │ sbchi pc, ip, #0, 2 │ │ │ │ @ instruction: 0x3010f8db │ │ │ │ ldrhtcc pc, [r0], r3 @ │ │ │ │ @ instruction: 0xf140079c │ │ │ │ @ instruction: 0xf8df82f7 │ │ │ │ ldrbtmi r1, [r9], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0xf50d2205 │ │ │ │ @ instruction: 0xf79e7901 │ │ │ │ - @ instruction: 0xf10be9aa │ │ │ │ + @ instruction: 0xf10be9e2 │ │ │ │ vmax.s8 d16, d0, d20 │ │ │ │ andcs r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ strbmi r9, [r8], -r1, lsl #12 │ │ │ │ - bl fed845e8 <__read_chk@plt+0xfed1f214> │ │ │ │ + bl ffb84578 <__read_chk@plt+0xffb1f1a4> │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ - bcs ffc04af4 <__read_chk@plt+0xffb9f720> │ │ │ │ + bcs ffc04a84 <__read_chk@plt+0xffb9f6b0> │ │ │ │ ldmvs r9, {r3, r6, r9, sl, lr}^ │ │ │ │ movwcs r4, #1146 @ 0x47a │ │ │ │ rscne pc, r8, #2097152 @ 0x200000 │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ cmncs r8, #-1879048188 @ 0x90000004 │ │ │ │ cmncs r9, #0, 6 │ │ │ │ @ instruction: 0xff44f018 │ │ │ │ @@ -99569,36 +99541,36 @@ │ │ │ │ @ instruction: 0xf5a7829d │ │ │ │ ldmdavs r8, {r0, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf0ffabae │ │ │ │ @ instruction: 0xf7fef93f │ │ │ │ andcs fp, r2, #174080 @ 0x2a800 │ │ │ │ mcrlt 7, 4, pc, cr5, cr14, {7} @ │ │ │ │ - blcs ed3e8 <__read_chk@plt+0x88014> │ │ │ │ + blcs ed378 <__read_chk@plt+0x87fa4> │ │ │ │ sbchi pc, r1, r0 │ │ │ │ ldmdavs r1, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ stmdbcs r0, {r0, r1, r4, r8, fp, sp, lr} │ │ │ │ adchi pc, r0, #0 │ │ │ │ @ instruction: 0xf8516852 │ │ │ │ - blcs e685c <__read_chk@plt+0x81488> │ │ │ │ + blcs e67ec <__read_chk@plt+0x81418> │ │ │ │ mvnhi pc, r0 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mvnhi pc, r0, asr #6 │ │ │ │ - bvs 56d010 <__read_chk@plt+0x507c3c> │ │ │ │ + bvs 56cfa0 <__read_chk@plt+0x507bcc> │ │ │ │ vqrshl.u8 d4, d0, d16 │ │ │ │ @ instruction: 0xf85381dc │ │ │ │ stmdals sp, {r3, r5, ip} │ │ │ │ cdp2 1, 4, cr15, cr0, cr11, {0} │ │ │ │ @ instruction: 0xf891990b │ │ │ │ @ instruction: 0x07dc303c │ │ │ │ adchi pc, r7, r0, asr #2 │ │ │ │ - bvs 172d64 <__read_chk@plt+0x10d990> │ │ │ │ + bvs 172cf4 <__read_chk@plt+0x10d920> │ │ │ │ stmibvs fp, {r1, r3, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs 1327998 <__read_chk@plt+0x12c25c4> │ │ │ │ + bvs 1327928 <__read_chk@plt+0x12c2554> │ │ │ │ vhsub.s8 d4, d16, d10 │ │ │ │ @ instruction: 0xf853845e │ │ │ │ @ instruction: 0xf8958022 │ │ │ │ @ instruction: 0xf5a73120 │ │ │ │ @ instruction: 0xf10d7c6a │ │ │ │ stmdbls sp, {r5, r6, r8, fp} │ │ │ │ svceq 0x0040f013 │ │ │ │ @@ -99608,18 +99580,18 @@ │ │ │ │ svclt 0x00180308 │ │ │ │ @ instruction: 0xf04f200a │ │ │ │ @ instruction: 0xf8cc0e00 │ │ │ │ @ instruction: 0xf0a6e000 │ │ │ │ andls pc, lr, r9, ror sl @ │ │ │ │ mrclt 7, 7, APSR_nzcv, cr10, cr14, {7} │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ - bne 504bd4 <__read_chk@plt+0x49f800> │ │ │ │ + bne 504b64 <__read_chk@plt+0x49f790> │ │ │ │ movwcc r2, #33285 @ 0x8205 │ │ │ │ ldmdavs r8, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmdb r4!, {r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip, {r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1b84683 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0xf8dfa9bc │ │ │ │ ldrbtmi r0, [r8], #-2556 @ 0xfffff604 │ │ │ │ ldmiblt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldcllt 7, cr15, [ip, #1016] @ 0x3f8 │ │ │ │ @@ -99629,45 +99601,45 @@ │ │ │ │ @ instruction: 0xf47f286e │ │ │ │ ldmib sp, {r0, r1, r2, r5, r6, r8, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf7feb910 │ │ │ │ ldrdcs fp, [r0, -r5] │ │ │ │ stmiblt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8dcae68 │ │ │ │ - blcs d2bac <__read_chk@plt+0x6d7d8> │ │ │ │ + blcs d2b3c <__read_chk@plt+0x6d768> │ │ │ │ mcrge 4, 3, pc, cr3, cr15, {1} @ │ │ │ │ stmdbcc r7, {r0, r3, r4, r7, r8, r9, fp, sp, lr} │ │ │ │ tstpeq r2, r1, lsr r0 @ p-variant is OBSOLETE │ │ │ │ mrcge 4, 2, APSR_nzcv, cr13, cr15, {3} │ │ │ │ andle r2, r3, r0, lsr #16 │ │ │ │ svceq 0x000ef012 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr7, cr15, {1} │ │ │ │ vmlacs.f32 s18, s0, s22 │ │ │ │ @ instruction: 0xdd056913 │ │ │ │ - bvs 572d60 <__read_chk@plt+0x50d98c> │ │ │ │ + bvs 572cf0 <__read_chk@plt+0x50d91c> │ │ │ │ svclt 0x00a842b2 │ │ │ │ eorne pc, r6, r3, asr r8 @ │ │ │ │ @ instruction: 0xf10b980d │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 2, pc, cr7, cr15, {1} @ │ │ │ │ - bcs e0bf4 <__read_chk@plt+0x7b820> │ │ │ │ + bcs e0b84 <__read_chk@plt+0x7b7b0> │ │ │ │ mcrge 4, 2, pc, cr3, cr15, {1} @ │ │ │ │ movwcs r6, #34818 @ 0x8802 │ │ │ │ tstcs r0, sp, lsl #16 │ │ │ │ ldc2l 0, cr15, [r0], {165} @ 0xa5 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dfae3a │ │ │ │ andcs r1, r5, #112, 18 @ 0x1c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmia lr, {r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r6, {r1, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xffb0f03c │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ - blt ffe0491c <__read_chk@plt+0xffd9f548> │ │ │ │ + blt ffe048ac <__read_chk@plt+0xffd9f4d8> │ │ │ │ ldrtmi r9, [sl], -fp, lsl #26 │ │ │ │ ldrtmi r9, [fp], -sp, lsl #24 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ mcr2 0, 0, pc, cr14, cr9, {5} @ │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf0bd4658 │ │ │ │ @ instruction: 0xf7fefd9d │ │ │ │ @@ -99675,96 +99647,96 @@ │ │ │ │ stmdals sp, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp} │ │ │ │ @ instruction: 0xf10b4619 │ │ │ │ stmdacs r0, {r0, r1, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0063f43f │ │ │ │ cdpls 12, 0, cr9, cr11, cr13, {0} │ │ │ │ ldmibvs r3!, {r1, r2, r3, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r1, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bvs 1d72e08 <__read_chk@plt+0x1d0da34> │ │ │ │ + bvs 1d72d98 <__read_chk@plt+0x1d0d9c4> │ │ │ │ svclt 0x00984291 │ │ │ │ eorhi pc, r1, r3, asr r8 @ │ │ │ │ @ instruction: 0xf04fd901 │ │ │ │ stmdbvs r1, {fp} │ │ │ │ stmiavs r1, {r0, r3, r4, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ strtmi sl, [r0], -lr, asr #30 │ │ │ │ ldc2l 1, cr15, [r8, #-44]! @ 0xffffffd4 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldrbmi lr, [r0], -r7, asr #14 │ │ │ │ @ instruction: 0xf8b6f08d │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 3b2468 <__read_chk@plt+0x34d094> │ │ │ │ + blls 3b23f8 <__read_chk@plt+0x34d024> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals fp, {r1, r4, r5, r6, r7, pc} │ │ │ │ - bcs e0dac <__read_chk@plt+0x7b9d8> │ │ │ │ + bcs e0d3c <__read_chk@plt+0x7b968> │ │ │ │ rschi pc, sp, r0 │ │ │ │ cmplt pc, r7, lsl #16 │ │ │ │ @ instruction: 0xf8576841 │ │ │ │ - blcs d2a38 <__read_chk@plt+0x6d664> │ │ │ │ + blcs d29c8 <__read_chk@plt+0x6d5f4> │ │ │ │ rschi pc, r5, r0, asr #6 │ │ │ │ addmi r6, fp, #4096 @ 0x1000 │ │ │ │ rschi pc, r1, r0, lsl #6 │ │ │ │ eorvc pc, r3, r2, asr r8 @ │ │ │ │ ldmcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ @ instruction: 0xf8d3d472 │ │ │ │ - blcs d2ce0 <__read_chk@plt+0x6d90c> │ │ │ │ - blvs fe7bab9c <__read_chk@plt+0xfe7557c8> │ │ │ │ + blcs d2c70 <__read_chk@plt+0x6d89c> │ │ │ │ + blvs fe7bab2c <__read_chk@plt+0xfe755758> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ cmnle r9, r2, lsl #6 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r2, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ cdpls 0, 0, cr13, cr13, cr0, {3} │ │ │ │ @ instruction: 0xf0fe4630 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630d05a │ │ │ │ mcr2 0, 0, pc, cr10, cr14, {7} @ │ │ │ │ - blcs e0a20 <__read_chk@plt+0x7b64c> │ │ │ │ + blcs e09b0 <__read_chk@plt+0x7b5dc> │ │ │ │ @ instruction: 0x4630d054 │ │ │ │ mcr2 0, 0, pc, cr4, cr14, {7} @ │ │ │ │ stmdbls fp, {r0, r1, fp, sp, lr} │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ mlsge ip, r3, r8, pc @ │ │ │ │ - bne 103954 <__read_chk@plt+0x9e580> │ │ │ │ - blx 502d7a <__read_chk@plt+0x49d9a6> │ │ │ │ + bne 1038e4 <__read_chk@plt+0x9e510> │ │ │ │ + blx 502d0a <__read_chk@plt+0x49d936> │ │ │ │ cmple lr, r0, lsl #16 │ │ │ │ - bcs ed264 <__read_chk@plt+0x87e90> │ │ │ │ + bcs ed1f4 <__read_chk@plt+0x87e20> │ │ │ │ svccs 0x0000bf18 │ │ │ │ movwcs fp, #8140 @ 0x1fcc │ │ │ │ @ instruction: 0xf1ba2300 │ │ │ │ andsle r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - bls 3a7044 <__read_chk@plt+0x341c70> │ │ │ │ + bls 3a6fd4 <__read_chk@plt+0x341c00> │ │ │ │ stmdbls sp, {r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf10d2301 │ │ │ │ ldrshlt pc, [r8, #131] @ 0x83 @ │ │ │ │ ldmdacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ ldmdavs fp, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ svccs 0x00006353 │ │ │ │ - blls 3bdeb4 <__read_chk@plt+0x358ae0> │ │ │ │ - blls 3b3044 <__read_chk@plt+0x34dc70> │ │ │ │ + blls 3bde44 <__read_chk@plt+0x358a70> │ │ │ │ + blls 3b2fd4 <__read_chk@plt+0x34dc00> │ │ │ │ teqlt r3, fp @ │ │ │ │ - bvs 156d2ac <__read_chk@plt+0x1507ed8> │ │ │ │ + bvs 156d23c <__read_chk@plt+0x1507e68> │ │ │ │ svclt 0x00cc4297 │ │ │ │ @ instruction: 0xf8532300 │ │ │ │ - bls 392b28 <__read_chk@plt+0x32d754> │ │ │ │ + bls 392ab8 <__read_chk@plt+0x32d6e4> │ │ │ │ ldrdcs lr, [r0, -r2] │ │ │ │ eorcc pc, r1, r2, asr #16 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ @ instruction: 0xf0434620 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ @ instruction: 0xf10530f4 │ │ │ │ - blls 486254 <__read_chk@plt+0x420e80> │ │ │ │ + blls 4861e4 <__read_chk@plt+0x420e10> │ │ │ │ andcs r9, r4, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x37d0f8df │ │ │ │ andls r2, r0, r0, lsl #2 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ ldc2 0, cr15, [r6], {251} @ 0xfb │ │ │ │ ldcllt 7, cr15, [r0, #1016] @ 0x3f8 │ │ │ │ andcs r9, r0, #180224 @ 0x2c000 │ │ │ │ @@ -99772,32 +99744,32 @@ │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd0cf │ │ │ │ vmlals.f32 s0, s26, s0 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf8faf0ac │ │ │ │ @ instruction: 0x3110f896 │ │ │ │ @ instruction: 0xf10007db │ │ │ │ - bls 3a76dc <__read_chk@plt+0x342308> │ │ │ │ + bls 3a766c <__read_chk@plt+0x342298> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf89282f6 │ │ │ │ - blvs fe552be4 <__read_chk@plt+0xfe4ed810> │ │ │ │ + blvs fe552b74 <__read_chk@plt+0xfe4ed7a0> │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ stmdals sp, {r8, sp} │ │ │ │ stmdbls fp, {r8, ip, pc} │ │ │ │ ldc2 0, cr15, [r4], #-1000 @ 0xfffffc18 │ │ │ │ @ instruction: 0xf5aae796 │ │ │ │ ldmdavs ip, {r0, r1, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf8dbbbac │ │ │ │ @ instruction: 0xf8b33010 │ │ │ │ @ instruction: 0xf01330b0 │ │ │ │ @ instruction: 0xf0000502 │ │ │ │ @ instruction: 0xf8df812c │ │ │ │ andcs r1, r5, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - strtmi lr, [r1], -r2, asr #31 │ │ │ │ + qsub8mi lr, r1, sl │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf03c2004 │ │ │ │ ldrt pc, [r2], -r3, lsr #29 @ │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ ldc2l 0, cr15, [r2, #-1016]! @ 0xfffffc08 │ │ │ │ ldmdavs fp!, {r3, r7, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @@ -99807,20 +99779,20 @@ │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06d8 │ │ │ │ @ instruction: 0xf8dfa90c │ │ │ │ andcs r1, r5, #32, 14 @ 0x800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x009cf79d │ │ │ │ + svc 0x00d4f79d │ │ │ │ stmdblt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, r7, asr r6 │ │ │ │ @ instruction: 0xff96f0b8 │ │ │ │ strcs lr, [r0, -sp, lsl #12] │ │ │ │ - bvs 980800 <__read_chk@plt+0x91b42c> │ │ │ │ + bvs 980790 <__read_chk@plt+0x91b3bc> │ │ │ │ @ instruction: 0xf73f4290 │ │ │ │ @ instruction: 0xf853ae86 │ │ │ │ @ instruction: 0xf7ff1020 │ │ │ │ @ instruction: 0xf8dfb808 │ │ │ │ ldrbtmi r5, [sp], #-1780 @ 0xfffff90c │ │ │ │ @ instruction: 0xf04fe440 │ │ │ │ stmdals sp, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp} │ │ │ │ @@ -99830,15 +99802,15 @@ │ │ │ │ strmi pc, [r0], r1, ror #24 │ │ │ │ svclt 0x00fff7fe │ │ │ │ @ instruction: 0x26d4f8df │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ ldrbtmi r1, [sl], #-1748 @ 0xfffff92c │ │ │ │ @ instruction: 0xf0b84479 │ │ │ │ @ instruction: 0xf7fefee7 │ │ │ │ - bvs 375240 <__read_chk@plt+0x30fe6c> │ │ │ │ + bvs 3751d0 <__read_chk@plt+0x30fdfc> │ │ │ │ @ instruction: 0xf6fe4542 │ │ │ │ @ instruction: 0xf853ad19 │ │ │ │ @ instruction: 0xf7fe4028 │ │ │ │ @ instruction: 0xf8dfbd16 │ │ │ │ ldrbtmi r0, [r8], #-1720 @ 0xfffff948 │ │ │ │ stmdalt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb1ac4640 │ │ │ │ @@ -99876,29 +99848,29 @@ │ │ │ │ orrlt r9, r1, #180224 @ 0x2c000 │ │ │ │ mlascc ip, r1, r8, pc @ │ │ │ │ strle r0, [r9, #-2008]! @ 0xfffff828 │ │ │ │ ldrdcs pc, [r0], -r9 @ │ │ │ │ @ instruction: 0xf43e2a00 │ │ │ │ stmibvs fp, {r4, r6, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs 13275e4 <__read_chk@plt+0x12c2210> │ │ │ │ + bvs 1327574 <__read_chk@plt+0x12c21a0> │ │ │ │ vhsub.s8 d4, d16, d10 │ │ │ │ @ instruction: 0xf8538253 │ │ │ │ @ instruction: 0xf7fe8022 │ │ │ │ stmibvs sl, {r2, r6, r7, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d9b1ca │ │ │ │ @ instruction: 0xb1b33000 │ │ │ │ addmi r6, fp, #299008 @ 0x49000 │ │ │ │ @ instruction: 0xf852d813 │ │ │ │ @ instruction: 0xf8d98023 │ │ │ │ stmdblt r1!, {r4, ip} │ │ │ │ ldrdne pc, [ip], -r9 │ │ │ │ @ instruction: 0xf43e2900 │ │ │ │ stmdals sp, {r1, r4, r5, r7, sl, fp, sp, pc} │ │ │ │ - blx ff7830ee <__read_chk@plt+0xff71dd1a> │ │ │ │ + blx ff78307e <__read_chk@plt+0xff71dcaa> │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ stcge 4, cr15, [fp], #248 @ 0xf8 │ │ │ │ stmdbcs r0, {r0, r1, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf04fd1e3 │ │ │ │ strb r0, [sl, r0, lsl #16]! │ │ │ │ strteq pc, [r4], -fp, lsl #2 │ │ │ │ @ instruction: 0x2010f8db │ │ │ │ @@ -99909,19 +99881,19 @@ │ │ │ │ ldmdavs r8, {r0, r3, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0xf0fea8e0 │ │ │ │ @ instruction: 0xf7fefe99 │ │ │ │ @ instruction: 0xf8dfb8dc │ │ │ │ ldrbtmi r3, [fp], #-1440 @ 0xfffffa60 │ │ │ │ strb r9, [sp], #782 @ 0x30e │ │ │ │ - mrc 7, 2, APSR_nzcv, cr8, cr13, {4} │ │ │ │ + mrc 7, 4, APSR_nzcv, cr0, cr13, {4} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdals sp, {r1, r2, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - blx fec0314a <__read_chk@plt+0xfeb9dd76> │ │ │ │ + blx fec030da <__read_chk@plt+0xfeb9dd06> │ │ │ │ @ instruction: 0xf8dfe56a │ │ │ │ ldrbtmi r5, [sp], #-1412 @ 0xfffffa7c │ │ │ │ smlalscs pc, lr, r2, r8 @ │ │ │ │ @ instruction: 0xf53f0652 │ │ │ │ @ instruction: 0xf7ffab79 │ │ │ │ strcs fp, [r0], -lr, ror #22 │ │ │ │ svclt 0x0014f7fe │ │ │ │ @@ -99939,15 +99911,15 @@ │ │ │ │ stmdbls sp, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0xf10c4632 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr4, cr15, {3} │ │ │ │ @ instruction: 0xf8dfe67f │ │ │ │ andcs r1, r5, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - @ instruction: 0x4629ee96 │ │ │ │ + strtmi lr, [r9], -lr, asr #29 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf03c2004 │ │ │ │ str pc, [r6, #-3447] @ 0xfffff289 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mcrr2 0, 15, pc, r6, cr14 @ │ │ │ │ @ instruction: 0xf8dab330 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @@ -99964,15 +99936,15 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00110fb │ │ │ │ stmdbcs r0!, {r5, r6, r8} │ │ │ │ @ instruction: 0xf7ffd0a4 │ │ │ │ @ instruction: 0xf8dfbb21 │ │ │ │ ldrbtmi r5, [sp], #-1236 @ 0xfffffb2c │ │ │ │ - bllt 5c4de4 <__read_chk@plt+0x55fa10> │ │ │ │ + bllt 5c4d74 <__read_chk@plt+0x55f9a0> │ │ │ │ strbpl pc, [ip], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xe7ea447d │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ ldc2 0, cr15, [r6], {254} @ 0xfe │ │ │ │ @ instruction: 0xf8dab198 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ @@ -99981,44 +99953,44 @@ │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r1, r2, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06dc │ │ │ │ @ instruction: 0xf8dfaad5 │ │ │ │ ldrbtmi r8, [r8], #1176 @ 0x498 │ │ │ │ - blt ff604e28 <__read_chk@plt+0xff59fa54> │ │ │ │ + blt ff604db8 <__read_chk@plt+0xff59f9e4> │ │ │ │ ldrdlt pc, [r0], #-141 @ 0xffffff73 │ │ │ │ - bls 398744 <__read_chk@plt+0x333370> │ │ │ │ + bls 3986d4 <__read_chk@plt+0x333300> │ │ │ │ ldrbmi r9, [r8], -sp, lsl #18 │ │ │ │ ldrsbhi pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xffcaf10c │ │ │ │ @ instruction: 0xf8dfb188 │ │ │ │ @ instruction: 0xf8583478 │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ @ instruction: 0xf8953000 │ │ │ │ @ instruction: 0xf02330fe │ │ │ │ @ instruction: 0xf8850380 │ │ │ │ @ instruction: 0xf89530fe │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ - blls 39323c <__read_chk@plt+0x32de68> │ │ │ │ + blls 3931cc <__read_chk@plt+0x32ddf8> │ │ │ │ ldmib r3, {r0, r1, r5, r8, ip, sp, pc}^ │ │ │ │ stmdbls lr, {r9, ip, sp} │ │ │ │ eorne pc, r2, r3, asr #16 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ cmnpeq r0, #3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf43e2b30 │ │ │ │ stcls 8, cr10, [fp], {199} @ 0xc7 │ │ │ │ stmdbls sp, {r0, r8, r9, sp} │ │ │ │ @ instruction: 0x46224658 │ │ │ │ cdp2 1, 13, cr15, cr2, cr12, {0} │ │ │ │ - blmi ffeb3620 <__read_chk@plt+0xffe4e24c> │ │ │ │ + blmi ffeb35b0 <__read_chk@plt+0xffe4e1dc> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xb1bb681b │ │ │ │ andcs r6, r0, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf5a76363 │ │ │ │ @ instruction: 0xf8cb736a │ │ │ │ ldmdavs fp, {sp} │ │ │ │ @ instruction: 0xf53e071b │ │ │ │ @@ -100027,282 +99999,282 @@ │ │ │ │ ldc2 0, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ @ instruction: 0x1010f8db │ │ │ │ stmdbcs r0, {r1, r2, r9, sl, lr} │ │ │ │ svcge 0x0090f47e │ │ │ │ ldmdblt r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cb2300 │ │ │ │ @ instruction: 0xf7fe3000 │ │ │ │ - blcs f5da8 <__read_chk@plt+0x909d4> │ │ │ │ - bge 703fe4 <__read_chk@plt+0x69ec10> │ │ │ │ + blcs f5d38 <__read_chk@plt+0x90964> │ │ │ │ + bge 703f74 <__read_chk@plt+0x69eba0> │ │ │ │ svccs 0x00009a0b │ │ │ │ @ instruction: 0xdd056913 │ │ │ │ - bvs 573380 <__read_chk@plt+0x50dfac> │ │ │ │ + bvs 573310 <__read_chk@plt+0x50df3c> │ │ │ │ svclt 0x00d84297 │ │ │ │ eormi pc, r7, r3, asr r8 @ │ │ │ │ strtmi r9, [r1], -sp, lsl #16 │ │ │ │ - blx fef03330 <__read_chk@plt+0xfee9df5c> │ │ │ │ + blx fef032c0 <__read_chk@plt+0xfee9deec> │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ - bge 284008 <__read_chk@plt+0x21ec34> │ │ │ │ + bge 283f98 <__read_chk@plt+0x21ebc4> │ │ │ │ stmdbcs r0, {r0, r3, r4, r9, fp, sp, lr} │ │ │ │ - bge 184010 <__read_chk@plt+0x11ec3c> │ │ │ │ + bge 183fa0 <__read_chk@plt+0x11ebcc> │ │ │ │ strtmi r9, [r0], -sp, lsl #24 │ │ │ │ - blx fec03348 <__read_chk@plt+0xfeb9df74> │ │ │ │ + blx fec032d8 <__read_chk@plt+0xfeb9df04> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ ldmibge sl!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r9, #2571 @ 0xa0b │ │ │ │ @ instruction: 0xf10c4620 │ │ │ │ @ instruction: 0xf8daf80b │ │ │ │ strmi r2, [r3], -r0 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalscs pc, fp, r2, r8 @ │ │ │ │ rsbseq pc, r0, #2 │ │ │ │ @ instruction: 0xf47f2a30 │ │ │ │ - blcs 1316ec <__read_chk@plt+0xcc318> │ │ │ │ + blcs 13167c <__read_chk@plt+0xcc2a8> │ │ │ │ ldmibge r5!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ stmiblt r4!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx 1a83352 <__read_chk@plt+0x1a1df7e> │ │ │ │ + blx 1a832e2 <__read_chk@plt+0x1a1df0e> │ │ │ │ @ instruction: 0xf8dab198 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dab15b │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06db │ │ │ │ ldmibmi r0, {r0, r1, r2, r3, r6, r9, fp, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - @ instruction: 0x4604ed90 │ │ │ │ - blt 1444f90 <__read_chk@plt+0x13dfbbc> │ │ │ │ + strmi lr, [r4], -r8, asr #27 │ │ │ │ + blt 1444f20 <__read_chk@plt+0x13dfb4c> │ │ │ │ andcs r9, r2, #2816 @ 0xb00 │ │ │ │ strtmi r9, [r1], -sp, lsl #16 │ │ │ │ stc2 0, cr15, [sl, #836]! @ 0x344 │ │ │ │ @ instruction: 0xb12b6823 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ addsmi r3, pc, #34 @ 0x22 │ │ │ │ addshi pc, sp, r0 │ │ │ │ @ instruction: 0x53a1f50d │ │ │ │ ldmdavs fp, {r3, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xf995b123 │ │ │ │ svceq 0x00dc3116 │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ andcs r4, r5, #192, 18 @ 0x300000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [lr, #-628]! @ 0xfffffd8c │ │ │ │ + stc 7, cr15, [r6, #628]! @ 0x274 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ mrrc2 0, 3, pc, r0, cr12 @ │ │ │ │ ldmib r2, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - blcs d37e4 <__read_chk@plt+0x6e410> │ │ │ │ + blcs d3774 <__read_chk@plt+0x6e3a0> │ │ │ │ tstphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ eormi pc, r2, r3, asr r8 @ │ │ │ │ eorvc pc, r2, r3, asr #16 │ │ │ │ - bls 398954 <__read_chk@plt+0x333580> │ │ │ │ + bls 3988e4 <__read_chk@plt+0x333510> │ │ │ │ @ instruction: 0xf10c990d │ │ │ │ orrlt pc, r0, pc, ror #29 │ │ │ │ @ instruction: 0xf8584bb0 │ │ │ │ @ instruction: 0xf8cb3003 │ │ │ │ @ instruction: 0xf8953000 │ │ │ │ @ instruction: 0xf02330fe │ │ │ │ @ instruction: 0xf8850380 │ │ │ │ @ instruction: 0xf89530fe │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ - blls 3933f0 <__read_chk@plt+0x32e01c> │ │ │ │ + blls 393380 <__read_chk@plt+0x32dfac> │ │ │ │ andcc lr, r0, #3457024 @ 0x34c000 │ │ │ │ eormi pc, r2, r3, asr #16 │ │ │ │ adcpl pc, r1, #54525952 @ 0x3400000 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf5033208 │ │ │ │ ldmdavs r2, {r6, r8, r9, ip, lr} │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ cmnpeq r0, #3 @ p-variant is OBSOLETE │ │ │ │ ldceq 1, cr15, [r0], #-652 @ 0xfffffd74 │ │ │ │ movweq pc, #476 @ 0x1dc @ │ │ │ │ movweq lr, #52035 @ 0xcb43 │ │ │ │ - blcs f5578 <__read_chk@plt+0x901a4> │ │ │ │ + blcs f5508 <__read_chk@plt+0x90134> │ │ │ │ rscshi pc, r4, r0, asr #32 │ │ │ │ adcpl pc, r1, #54525952 @ 0x3400000 │ │ │ │ ldmdavs r2, {r3, r9, ip, sp} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - blcs f15d0 <__read_chk@plt+0x8c1fc> │ │ │ │ + blcs f1560 <__read_chk@plt+0x8c18c> │ │ │ │ ldmdbge r8, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbvs r3, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ stccs 1, cr11, [r0], {51} @ 0x33 │ │ │ │ - bvs 57e484 <__read_chk@plt+0x5190b0> │ │ │ │ + bvs 57e414 <__read_chk@plt+0x519040> │ │ │ │ svclt 0x00a842a2 │ │ │ │ eorvs pc, r4, r3, asr r8 @ │ │ │ │ ldrtmi r9, [r1], -sp, lsl #16 │ │ │ │ @ instruction: 0xf9f8f10b │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ svcge 0x0040f47f │ │ │ │ stmdblt r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx ff283490 <__read_chk@plt+0xff21e0bc> │ │ │ │ + blx ff283420 <__read_chk@plt+0xff21e04c> │ │ │ │ @ instruction: 0xf8dab198 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dab15b │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53e06de │ │ │ │ stmibmi r2, {r7, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - @ instruction: 0xf7feecf0 │ │ │ │ + @ instruction: 0xf7feed28 │ │ │ │ @ instruction: 0xf04fb87f │ │ │ │ @ instruction: 0xf7ff0800 │ │ │ │ - blls 3b5f5c <__read_chk@plt+0x350b88> │ │ │ │ + blls 3b5eec <__read_chk@plt+0x350b18> │ │ │ │ str r2, [fp, #-513] @ 0xfffffdff │ │ │ │ stmdals sp, {r0, r1, r3, r8, fp, ip, pc} │ │ │ │ - blx 1903516 <__read_chk@plt+0x189e142> │ │ │ │ + blx 19034a6 <__read_chk@plt+0x189e0d2> │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r4, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - @ instruction: 0xf8daecdc │ │ │ │ + @ instruction: 0xf8daed14 │ │ │ │ strmi r3, [r5], -r0 │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscs pc, fp, r1, r8 @ │ │ │ │ rsbeq pc, r0, #2 │ │ │ │ tstle fp, r0, lsr #20 │ │ │ │ smlalscs pc, lr, r1, r8 @ │ │ │ │ strle r0, [r7], #-1618 @ 0xfffff9ae │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe5735a4 <__read_chk@plt+0xfe50e1d0> │ │ │ │ + blvs fe573534 <__read_chk@plt+0xfe50e160> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ andle r0, fp, r2, lsl #4 │ │ │ │ andcs r4, r5, #1753088 @ 0x1ac000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [lr], #628 @ 0x274 │ │ │ │ + ldcl 7, cr15, [r6], #628 @ 0x274 │ │ │ │ stmdalt lr, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blt 1d45134 <__read_chk@plt+0x1cdfd60> │ │ │ │ + blt 1d450c4 <__read_chk@plt+0x1cdfcf0> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx 1d0353c <__read_chk@plt+0x1c9e168> │ │ │ │ + blx 1d034cc <__read_chk@plt+0x1c9e0f8> │ │ │ │ @ instruction: 0xf8dab190 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dab153 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ ldrble r0, [fp], #1755 @ 0x6db │ │ │ │ andcs r4, r5, #1474560 @ 0x168000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [sl], {157} @ 0x9d │ │ │ │ + ldcl 7, cr15, [r2], {157} @ 0x9d │ │ │ │ stmdalt sl!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbvs r3, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ svccs 0x0000b133 │ │ │ │ - bvs 57e598 <__read_chk@plt+0x5191c4> │ │ │ │ + bvs 57e528 <__read_chk@plt+0x519154> │ │ │ │ svclt 0x00d84297 │ │ │ │ eormi pc, r7, r3, asr r8 @ │ │ │ │ stcls 6, cr4, [sp], {33} @ 0x21 │ │ │ │ @ instruction: 0xf10b4620 │ │ │ │ movwcs pc, #2413 @ 0x96d @ │ │ │ │ - bls 3989a4 <__read_chk@plt+0x3335d0> │ │ │ │ + bls 398934 <__read_chk@plt+0x333560> │ │ │ │ @ instruction: 0xf10b4620 │ │ │ │ strmi pc, [r3], -pc, asr #29 │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ - bls 3b1484 <__read_chk@plt+0x34c0b0> │ │ │ │ + bls 3b1414 <__read_chk@plt+0x34c040> │ │ │ │ stmdbls sp, {r3, r4, r6, r9, sl, lr} │ │ │ │ stc2l 1, cr15, [r4, #-48] @ 0xffffffd0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf7fda8ad │ │ │ │ andcs fp, r0, pc, lsr pc │ │ │ │ ldc2l 0, cr15, [r2], #-736 @ 0xfffffd20 │ │ │ │ mrclt 7, 4, APSR_nzcv, cr13, cr13, {7} │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ stmdalt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ stmdalt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #1032192 @ 0xfc000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - stcl 7, cr15, [r2], #-628 @ 0xfffffd8c │ │ │ │ + ldc 7, cr15, [sl], {157} @ 0x9d │ │ │ │ rsbscs r4, r8, #78643200 @ 0x4b00000 │ │ │ │ @ instruction: 0xf8cd2179 │ │ │ │ @ instruction: 0xf0189000 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdage pc!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} @ │ │ │ │ ldmib r3, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8433200 │ │ │ │ @ instruction: 0xf7fd6022 │ │ │ │ @ instruction: 0xf04fbe81 │ │ │ │ @ instruction: 0xe6ed34ff │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mcrr 7, 9, pc, r8, cr13 @ │ │ │ │ + stc 7, cr15, [r0], {157} @ 0x9d │ │ │ │ rsbscs r4, r8, #36700160 @ 0x2300000 │ │ │ │ strls r2, [r0], #-377 @ 0xfffffe87 │ │ │ │ mrc2 0, 6, pc, cr14, cr8, {0} │ │ │ │ @ instruction: 0xf43f2879 │ │ │ │ - blls 3b2d5c <__read_chk@plt+0x34d988> │ │ │ │ + blls 3b2cec <__read_chk@plt+0x34d918> │ │ │ │ andcc lr, r0, #3457024 @ 0x34c000 │ │ │ │ eorvc pc, r2, r3, asr #16 │ │ │ │ mcrlt 7, 3, pc, cr8, cr13, {7} @ │ │ │ │ @ instruction: 0x2c009a0b │ │ │ │ @ instruction: 0xdd056913 │ │ │ │ - bvs 5736d4 <__read_chk@plt+0x50e300> │ │ │ │ + bvs 573664 <__read_chk@plt+0x50e290> │ │ │ │ svclt 0x00a842a2 │ │ │ │ eorvs pc, r4, r3, asr r8 @ │ │ │ │ @ instruction: 0xe79e4631 │ │ │ │ - andseq r1, fp, r4, ror #25 │ │ │ │ - andseq r6, r9, lr, lsr #16 │ │ │ │ - andseq r6, r9, ip, lsl #16 │ │ │ │ - @ instruction: 0x001965b2 │ │ │ │ - eorseq ip, r7, r4, lsl r5 │ │ │ │ - andseq r6, r9, r0, lsl #9 │ │ │ │ - andseq pc, ip, r2, asr r0 @ │ │ │ │ - andseq r6, r9, lr, asr #11 │ │ │ │ - andseq r6, r9, lr, asr #6 │ │ │ │ + @ instruction: 0x001b1bf8 │ │ │ │ + andseq r6, r9, r2, asr #14 │ │ │ │ + andseq r6, r9, r0, lsr #14 │ │ │ │ + andseq r6, r9, r6, asr #9 │ │ │ │ + eorseq ip, r7, r4, lsl #11 │ │ │ │ + mulseq r9, r4, r3 │ │ │ │ + andseq lr, ip, r6, ror #30 │ │ │ │ + andseq r6, r9, r2, ror #9 │ │ │ │ + andseq r6, r9, r2, ror #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - andseq r6, r9, sl, asr r4 │ │ │ │ - andseq r6, r9, r0, lsr r2 │ │ │ │ - eoreq r6, r9, r2, ror #16 │ │ │ │ - @ instruction: 0x001903fa │ │ │ │ - andseq r6, r9, r2, ror r3 │ │ │ │ - andseq r6, r9, r0, lsl #7 │ │ │ │ - andseq lr, ip, r2, ror #25 │ │ │ │ - eoreq r4, lr, lr, ror #25 │ │ │ │ - eoreq r4, lr, lr, lsr ip │ │ │ │ - andseq r0, r9, r2, ror r2 │ │ │ │ - @ instruction: 0x00195ff0 │ │ │ │ - @ instruction: 0x00195ff4 │ │ │ │ - @ instruction: 0x001901d0 │ │ │ │ - @ instruction: 0x001901b2 │ │ │ │ - eoreq r4, lr, r4, asr fp │ │ │ │ - eoreq r4, lr, sl, lsl fp │ │ │ │ + andseq r6, r9, lr, ror #6 │ │ │ │ + andseq r6, r9, r4, asr #2 │ │ │ │ + eoreq r6, r9, r6, ror r7 │ │ │ │ + andseq r0, r9, lr, lsl #6 │ │ │ │ + andseq r6, r9, r6, lsl #5 │ │ │ │ + mulseq r9, r4, r2 │ │ │ │ + @ instruction: 0x001cebf6 │ │ │ │ + strdeq r4, [lr], -r2 @ │ │ │ │ + eoreq r4, lr, r2, asr #22 │ │ │ │ + andseq r0, r9, r6, lsl #3 │ │ │ │ + andseq r5, r9, r4, lsl #30 │ │ │ │ + andseq r5, r9, r8, lsl #30 │ │ │ │ + andseq r0, r9, r4, ror #1 │ │ │ │ + andseq r0, r9, r6, asr #1 │ │ │ │ + eoreq r4, lr, r8, asr sl │ │ │ │ + eoreq r4, lr, lr, lsl sl │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - mulseq sl, r0, sp │ │ │ │ - andseq r5, r9, r2, lsr #24 │ │ │ │ - eoreq r6, r9, r8, lsl #6 │ │ │ │ - @ instruction: 0x00195ad8 │ │ │ │ - eoreq pc, r6, sl, lsr #32 │ │ │ │ - eoreq r6, r9, lr, asr r2 │ │ │ │ - andseq r5, r9, r2, ror #20 │ │ │ │ - andseq r5, r9, lr, ror #19 │ │ │ │ + andseq r8, sl, r4, lsr #25 │ │ │ │ + andseq r5, r9, r6, lsr fp │ │ │ │ + eoreq r6, r9, ip, lsl r2 │ │ │ │ + andseq r5, r9, ip, ror #19 │ │ │ │ + eoreq lr, r6, lr, lsr pc │ │ │ │ + eoreq r6, r9, r2, ror r1 │ │ │ │ + andseq r5, r9, r6, ror r9 │ │ │ │ + andseq r5, r9, r2, lsl #18 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ tstcs r1, r4, lsr sl │ │ │ │ ldrbtmi r4, [sl], #-1664 @ 0xfffff980 │ │ │ │ andshi r6, r1, r3, asr r8 │ │ │ │ @ instruction: 0x460e68d9 │ │ │ │ - bvs 47370c <__read_chk@plt+0x40e338> │ │ │ │ + bvs 47369c <__read_chk@plt+0x40e2c8> │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ - ldrbcc pc, [pc, #79]! @ c735f <__read_chk@plt+0x61f8b> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ c72ef <__read_chk@plt+0x61f1b> @ │ │ │ │ strbmi r4, [ip], -lr, lsr #30 │ │ │ │ and r4, r0, pc, ror r4 │ │ │ │ ldmdbvs r8, {r0, sl, ip, sp} │ │ │ │ movwcs r4, #1570 @ 0x622 │ │ │ │ ldc2 0, cr15, [lr, #780] @ 0x30c │ │ │ │ strcc fp, [r1, #-2328] @ 0xfffff6e8 │ │ │ │ strbmi r4, [r5, #-1697] @ 0xfffff95f │ │ │ │ @@ -100329,91 +100301,91 @@ │ │ │ │ ldmdbvs r8, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ movwcs r4, #1570 @ 0x622 │ │ │ │ stc2l 0, cr15, [ip, #-780]! @ 0xfffffcf4 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ ldmdavs fp, {r0, r8, sl, ip, sp}^ │ │ │ │ svclt 0x001845a0 │ │ │ │ - blle ffb97e10 <__read_chk@plt+0xffb32a3c> │ │ │ │ + blle ffb97da0 <__read_chk@plt+0xffb329cc> │ │ │ │ sbcsle r4, r1, r0, lsr #11 │ │ │ │ ldrbtmi r4, [fp], #-2830 @ 0xfffff4f2 │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ sbcle r2, fp, r0, lsl #18 │ │ │ │ ldmdavs ip, {r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf842684b │ │ │ │ strb r4, [r5, r3, lsr #32] │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ andsvs r6, ip, fp, asr r8 │ │ │ │ strbmi lr, [r4, #-1979] @ 0xfffff845 │ │ │ │ @ instruction: 0xe7bdd1f4 │ │ │ │ - eorseq r6, fp, r6, ror #12 │ │ │ │ - eorseq r6, fp, ip, asr #12 │ │ │ │ + ldrsbteq r6, [fp], -r6 │ │ │ │ + ldrhteq r6, [fp], -ip │ │ │ │ + eorseq r6, fp, r6, lsl #13 │ │ │ │ + eorseq r6, fp, r2, ror #12 │ │ │ │ + eorseq r6, fp, r0, ror #12 │ │ │ │ + eorseq r6, fp, lr, lsr #12 │ │ │ │ eorseq r6, fp, r6, lsl r6 │ │ │ │ - ldrshteq r6, [fp], -r2 │ │ │ │ - ldrshteq r6, [fp], -r0 │ │ │ │ - ldrhteq r6, [fp], -lr │ │ │ │ - eorseq r6, fp, r6, lsr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ andcs r4, r1, #48128 @ 0xbc00 │ │ │ │ strmi r4, [r1], pc, lsr #30 │ │ │ │ @ instruction: 0xf04f447b │ │ │ │ - ldrbtmi r3, [pc], #-1791 @ c7404 <__read_chk@plt+0x62030> │ │ │ │ + ldrbtmi r3, [pc], #-1791 @ c7394 <__read_chk@plt+0x61fc0> │ │ │ │ tsthi sl, sp, asr r8 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ and r4, r0, r4, asr #12 │ │ │ │ ldmib r5, {r0, sl, fp, ip, sp}^ │ │ │ │ movwcs r1, #3 │ │ │ │ @ instruction: 0xf0c34622 │ │ │ │ ldmdblt r8, {r0, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r3, [r0], r1, lsl #12 │ │ │ │ - ble 1018960 <__read_chk@plt+0xfb358c> │ │ │ │ + ble 10188f0 <__read_chk@plt+0xfb351c> │ │ │ │ stccs 8, cr6, [r1], {125} @ 0x7d │ │ │ │ @ instruction: 0xf8c5dcf0 │ │ │ │ stmiavs r9!, {pc}^ │ │ │ │ stmvs fp, {r0, r4, r8, ip, sp, pc} │ │ │ │ andle r2, r6, r1, lsl #22 │ │ │ │ andcs r4, r0, #31744 @ 0x7c00 │ │ │ │ ldrbtmi r2, [fp], #-1 │ │ │ │ pop {r1, r3, r4, r8, pc} │ │ │ │ stmdavs fp, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldmibcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ stmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eorls pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0x26004f19 │ │ │ │ - ldrbtmi r6, [pc], #-2092 @ c7460 <__read_chk@plt+0x6208c> │ │ │ │ + ldrbtmi r6, [pc], #-2092 @ c73f0 <__read_chk@plt+0x6201c> │ │ │ │ stmdbvs r8!, {r2, r3, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [ip], #780 @ 0x30c │ │ │ │ stmdblt r8!, {r0, r2, r3, r4, r5, r6, fp, sp, lr} │ │ │ │ strcc r6, [r1], -fp, ror #16 │ │ │ │ - ble 7d7eec <__read_chk@plt+0x772b18> │ │ │ │ + ble 7d7e7c <__read_chk@plt+0x772aa8> │ │ │ │ rscle r4, r1, ip, asr #10 │ │ │ │ strcc r6, [r1], #-2281 @ 0xfffff717 │ │ │ │ tstlt r1, r8, lsl #12 │ │ │ │ movwcs r6, #2568 @ 0xa08 │ │ │ │ addmi r4, r4, #35651584 @ 0x2200000 │ │ │ │ strbmi sp, [ip, #-3563] @ 0xfffff215 │ │ │ │ - blmi 43b7e8 <__read_chk@plt+0x3d6414> │ │ │ │ + blmi 43b778 <__read_chk@plt+0x3d63a4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blcs e1804 <__read_chk@plt+0x7c430> │ │ │ │ + blcs e1794 <__read_chk@plt+0x7c3c0> │ │ │ │ ldmib r3, {r4, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8433200 │ │ │ │ strb r8, [fp, r2, lsr #32] │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ eorvs r6, ip, sp, asr r8 │ │ │ │ strtmi lr, [r0], r1, asr #15 │ │ │ │ svclt 0x0000e7eb │ │ │ │ - eorseq r6, fp, r4, ror #10 │ │ │ │ - eorseq r6, fp, lr, asr r5 │ │ │ │ - eorseq r6, fp, lr, lsl r5 │ │ │ │ - eorseq r6, fp, r2, lsl #10 │ │ │ │ - ldrsbteq r6, [fp], -r0 │ │ │ │ - ldrhteq r6, [fp], -sl │ │ │ │ + ldrsbteq r6, [fp], -r4 │ │ │ │ + eorseq r6, fp, lr, asr #11 │ │ │ │ + eorseq r6, fp, lr, lsl #11 │ │ │ │ + eorseq r6, fp, r2, ror r5 │ │ │ │ + eorseq r6, fp, r0, asr #10 │ │ │ │ + eorseq r6, fp, sl, lsr #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldmdbvs r3, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ ldrbtmi r8, [r8], #460 @ 0x1cc │ │ │ │ @@ -100431,62 +100403,62 @@ │ │ │ │ @ instruction: 0x46078ff0 │ │ │ │ @ instruction: 0x46284659 │ │ │ │ @ instruction: 0xffaaf10a │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ stmdbvs r3, {r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ movwcs r9, #771 @ 0x303 │ │ │ │ cdpcs 1, 0, cr6, cr0, cr3, {0} │ │ │ │ - blmi 18fba8c <__read_chk@plt+0x18966b8> │ │ │ │ + blmi 18fba1c <__read_chk@plt+0x1896648> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldmdavs r9, {r1, r8, r9, ip, pc} │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ teqle r9, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ ldrtle r0, [r5], #-1626 @ 0xfffff9a6 │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ - blvs fe7b43a8 <__read_chk@plt+0xfe74efd4> │ │ │ │ + blvs fe7b4338 <__read_chk@plt+0xfe74ef64> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xd12d0302 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xf85cf0fe │ │ │ │ - blls 173bb0 <__read_chk@plt+0x10e7dc> │ │ │ │ + blls 173b40 <__read_chk@plt+0x10e76c> │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ - blls 173acc <__read_chk@plt+0x10e6f8> │ │ │ │ + blls 173a5c <__read_chk@plt+0x10e688> │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf0fe00bc │ │ │ │ stmdavs r3, {r0, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ ldrle r0, [r5], #-1755 @ 0xfffff925 │ │ │ │ movwls r2, #8961 @ 0x2301 │ │ │ │ strtmi r2, [r2], -r4, lsl #6 │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ ldc2l 1, cr15, [r0], {11} │ │ │ │ strmi r2, [r3], r0, lsl #6 │ │ │ │ strbmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf10b4628 │ │ │ │ strmi pc, [r3, #3273] @ 0xcc9 │ │ │ │ - blls 17ba10 <__read_chk@plt+0x11663c> │ │ │ │ + blls 17b9a0 <__read_chk@plt+0x1165cc> │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ ands r9, r1, r2, lsl #6 │ │ │ │ movwcs r4, #34394 @ 0x865a │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ cdp2 0, 6, cr15, cr8, cr4, {5} │ │ │ │ suble r2, sp, r0, lsl #16 │ │ │ │ ldrdcc pc, [ip], -r9 │ │ │ │ svclt 0x00142b00 │ │ │ │ movwcs r2, #13061 @ 0x3305 │ │ │ │ ldrb r9, [fp, r2, lsl #6] │ │ │ │ movwls r2, #8961 @ 0x2301 │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf7bd4608 │ │ │ │ - orrcs pc, r0, #835584 @ 0xcc000 │ │ │ │ + orrcs pc, r0, #802816 @ 0xc4000 │ │ │ │ strtmi r2, [r1], -r4, lsl #4 │ │ │ │ strtmi r4, [r8], -r3, lsl #13 │ │ │ │ @ instruction: 0xf864f0a6 │ │ │ │ andcs r2, r4, #0, 6 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf832f0a6 │ │ │ │ andcs r2, r4, #67108864 @ 0x4000000 │ │ │ │ @@ -100511,102 +100483,102 @@ │ │ │ │ @ instruction: 0xf0a54620 │ │ │ │ strmi pc, [r6], -r5, asr #31 │ │ │ │ strtmi fp, [r1], -r8, asr #2 │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ cdplt 0, 2, cr15, cr2, cr3, {6} │ │ │ │ movwls r2, #8963 @ 0x2303 │ │ │ │ - blmi 5014bc <__read_chk@plt+0x49c0e8> │ │ │ │ + blmi 50144c <__read_chk@plt+0x49c078> │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf0bc6818 │ │ │ │ stmdbmi sp, {r0, r1, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - stc2 1, cr15, [r2], {27} │ │ │ │ + stc2 1, cr15, [sl], #-108 @ 0xffffff94 │ │ │ │ andcs r4, r5, #180224 @ 0x2c000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - b 38550c <__read_chk@plt+0x320138> │ │ │ │ + b 118549c <__read_chk@plt+0x11200c8> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr r6 │ │ │ │ @ instruction: 0xf8ecf03c │ │ │ │ ldrdcs lr, [r0], -fp │ │ │ │ - blx fe4855a0 <__read_chk@plt+0xfe4201cc> │ │ │ │ + blx fe405530 <__read_chk@plt+0xfe3a015c> │ │ │ │ svclt 0x0000e7ba │ │ │ │ - mlaseq r5, lr, r3, r7 │ │ │ │ + eorseq r7, r5, lr, lsl #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, r9, lr, lsr #14 │ │ │ │ - andseq r5, r9, r2, asr #14 │ │ │ │ + andseq r5, r9, r2, asr #12 │ │ │ │ + andseq r5, r9, r6, asr r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ ldrbpl pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8dfb093 │ │ │ │ @ instruction: 0x469b457c │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ - blls 820cc4 <__read_chk@plt+0x7bb8f0> │ │ │ │ + blls 820c54 <__read_chk@plt+0x7bb880> │ │ │ │ @ instruction: 0xf8dd4617 │ │ │ │ ldrbtmi r8, [lr], #-120 @ 0xffffff88 │ │ │ │ strmi r5, [r2], ip, lsr #18 │ │ │ │ @ instruction: 0xf0084689 │ │ │ │ stmdavs r4!, {r0, r9} │ │ │ │ @ instruction: 0xf04f9411 │ │ │ │ movwls r0, #25600 @ 0x6400 │ │ │ │ @ instruction: 0xf0089b1c │ │ │ │ - blcs 188710 <__read_chk@plt+0x12333c> │ │ │ │ + blcs 1886a0 <__read_chk@plt+0x1232cc> │ │ │ │ @ instruction: 0xf8dfd047 │ │ │ │ ldmpl r5!, {r4, r6, r8, sl, ip, sp}^ │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ adcsmi r1, r9, #188 @ 0xbc │ │ │ │ sbchi pc, sp, r0 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ tstlt ip, #1073741876 @ 0x40000034 │ │ │ │ ldrcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf8df58b4 │ │ │ │ @ instruction: 0x46481538 │ │ │ │ ldrbtmi r9, [r9], #-775 @ 0xfffffcf9 │ │ │ │ - stcl 7, cr15, [lr], #-628 @ 0xfffffd8c │ │ │ │ + stc 7, cr15, [r6], #628 @ 0x274 │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ andhi pc, r4, #0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ eoreq pc, r0, #13828096 @ 0xd30000 │ │ │ │ strbmi fp, [r9], -r8, lsr #2 │ │ │ │ - stcl 7, cr15, [r0], #-628 @ 0xfffffd8c │ │ │ │ + ldc 7, cr15, [r8], {157} @ 0x9d │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81fe │ │ │ │ andcs r1, r5, #12, 10 @ 0x3000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r2!, {r0, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sl, {r0, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ adcs r4, r7, r1, lsl #12 │ │ │ │ ldrbtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf01858f4 │ │ │ │ @ instruction: 0xd1230f04 │ │ │ │ ldrbtcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 5217f0 <__read_chk@plt+0x4bc41c> │ │ │ │ + blls 521780 <__read_chk@plt+0x4bc3ac> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x4620825c │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ - bcs eb75c <__read_chk@plt+0x86388> │ │ │ │ + bcs eb6ec <__read_chk@plt+0x86318> │ │ │ │ rscshi pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8df80b4 │ │ │ │ andcs r1, r5, #200, 8 @ 0xc8000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip!, {r0, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4!, {r0, r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldmpl r4!, {r0, r9, sl, lr}^ │ │ │ │ adds r2, r6, r6, lsl #6 │ │ │ │ stmdaeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ mvnscs r2, sp, lsl r2 │ │ │ │ @ instruction: 0xf79c4640 │ │ │ │ - @ instruction: 0xf8dfee36 │ │ │ │ + @ instruction: 0xf8dfee6e │ │ │ │ @ instruction: 0xf85634a8 │ │ │ │ strbmi r9, [ip, #-3] │ │ │ │ sbcshi pc, r9, r0 │ │ │ │ ldrcc pc, [r4], #2271 @ 0x8df │ │ │ │ addsmi r5, ip, #15925248 @ 0xf30000 │ │ │ │ ldrbtcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf00058f5 │ │ │ │ @@ -100642,90 +100614,90 @@ │ │ │ │ @ instruction: 0xf8d3447d │ │ │ │ ldmvs r3, {r7, r9, sp}^ │ │ │ │ andls r6, r0, r2, asr r8 │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ stmdavs lr!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7e79601 │ │ │ │ movwcs pc, #15345 @ 0x3bf1 @ │ │ │ │ - blls 25f92c <__read_chk@plt+0x1fa558> │ │ │ │ + blls 25f8bc <__read_chk@plt+0x1fa4e8> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdavc r3!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ ldmdbeq fp, {r1, r2, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xe7736013 │ │ │ │ sbcscs pc, sp, #64, 4 │ │ │ │ cdp2 7, 10, cr15, cr0, cr7, {7} │ │ │ │ cdpcs 6, 3, cr3, cr10, cr1, {0} │ │ │ │ stmdavs fp!, {r0, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0x46204631 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3114f893 │ │ │ │ - strbtle r0, [pc], #1691 @ c78b0 <__read_chk@plt+0x624dc> │ │ │ │ + strbtle r0, [pc], #1691 @ c7840 <__read_chk@plt+0x6246c> │ │ │ │ cdp2 7, 15, cr15, cr2, cr7, {7} │ │ │ │ - bcs 101878 <__read_chk@plt+0x9c4a4> │ │ │ │ + bcs 101808 <__read_chk@plt+0x9c434> │ │ │ │ teqphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blmi ffc27db8 <__read_chk@plt+0xffbc29e4> │ │ │ │ - blls 7ddc98 <__read_chk@plt+0x7788c4> │ │ │ │ + blmi ffc27d48 <__read_chk@plt+0xffbc2974> │ │ │ │ + blls 7ddc28 <__read_chk@plt+0x778854> │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ stmibmi ip!, {r5, r7, r8, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79d4479 │ │ │ │ - strmi lr, [r1], -sl, ror #17 │ │ │ │ + strmi lr, [r1], -r2, lsr #18 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064000fe │ │ │ │ adcshi pc, sl, r0, asr #2 │ │ │ │ movwls r2, #8962 @ 0x2302 │ │ │ │ @ instruction: 0x464b4652 │ │ │ │ @ instruction: 0xf8cd4608 │ │ │ │ mrscs fp, (UNDEF: 0) │ │ │ │ smlabtne r4, sp, r9, lr │ │ │ │ tstcs r1, r3, lsl #2 │ │ │ │ ldrtmi r9, [r9], -r1, lsl #2 │ │ │ │ stc2l 0, cr15, [ip, #-272]! @ 0xfffffef0 │ │ │ │ - blmi ff7415d4 <__read_chk@plt+0xff6dc200> │ │ │ │ + blmi ff741564 <__read_chk@plt+0xff6dc190> │ │ │ │ @ instruction: 0xe72e58f4 │ │ │ │ ldrdne pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - blvs fe3336f4 <__read_chk@plt+0xfe2ce320> │ │ │ │ + blvs fe333684 <__read_chk@plt+0xfe2ce2b0> │ │ │ │ @ instruction: 0xf0313907 │ │ │ │ @ instruction: 0xf47f0102 │ │ │ │ @ instruction: 0xf892af6f │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ stmdbcs r0!, {r5, r6, r8} │ │ │ │ cmnphi lr, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mrc2 0, 3, pc, cr2, cr13, {7} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs fp!, {r0, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mcr2 0, 3, pc, cr10, cr13, {7} @ │ │ │ │ - blcs e1960 <__read_chk@plt+0x7c58c> │ │ │ │ + blcs e18f0 <__read_chk@plt+0x7c51c> │ │ │ │ svcge 0x0058f43f │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ stmdavs r3, {r0, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf57f06d9 │ │ │ │ stmdavs fp!, {r0, r2, r3, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ svceq 0x000ef013 │ │ │ │ svcge 0x0044f43f │ │ │ │ @ instruction: 0xf120e748 │ │ │ │ - stccs 14, cr15, [r0], {13} │ │ │ │ + stccs 13, cr15, [r0], {181} @ 0xb5 │ │ │ │ svcge 0x000df47f │ │ │ │ - blmi fedc188c <__read_chk@plt+0xfed5c4b8> │ │ │ │ + blmi fedc181c <__read_chk@plt+0xfed5c448> │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, lr, r2, r8 @ │ │ │ │ strle r0, [r4], #-1609 @ 0xfffff9b7 │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blmi fee67d60 <__read_chk@plt+0xfee0298c> │ │ │ │ + blmi fee67cf0 <__read_chk@plt+0xfee0291c> │ │ │ │ @ instruction: 0x4648213c │ │ │ │ rscsne pc, fp, #64, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4866 @ 0x1302 │ │ │ │ ldrbtmi r4, [fp], #-2994 @ 0xfffff44e │ │ │ │ stc2l 7, cr15, [r4, #924] @ 0x39c │ │ │ │ strbmi r2, [r8], -ip, lsr #2 │ │ │ │ @@ -100748,37 +100720,37 @@ │ │ │ │ @ instruction: 0xf88d0202 │ │ │ │ ldreq r2, [sl, r8, lsr #32] │ │ │ │ @ instruction: 0xf89dbf5e │ │ │ │ @ instruction: 0xf0222028 │ │ │ │ @ instruction: 0xf88d0204 │ │ │ │ ldrbeq r2, [ip, r8, lsr #32] │ │ │ │ adchi pc, r0, r0, asr #2 │ │ │ │ - blcs 12e698 <__read_chk@plt+0xc92c4> │ │ │ │ + blcs 12e628 <__read_chk@plt+0xc9254> │ │ │ │ rschi pc, r9, r0 │ │ │ │ cmplt pc, ip, asr #12 │ │ │ │ ldmvs r8!, {r1, r2, r4, r7, r8, fp, lr} │ │ │ │ @ instruction: 0xf0d44479 │ │ │ │ msrlt R8_fiq, r5 │ │ │ │ - bmi fe5e1bcc <__read_chk@plt+0xfe57c7f8> │ │ │ │ + bmi fe5e1b5c <__read_chk@plt+0xfe57c788> │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ @ instruction: 0xe6d2261c │ │ │ │ mlacc r7, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0236862 │ │ │ │ @ instruction: 0xf88d0308 │ │ │ │ - blmi fe493af4 <__read_chk@plt+0xfe42e720> │ │ │ │ + blmi fe493a84 <__read_chk@plt+0xfe42e6b0> │ │ │ │ @ instruction: 0xf8c2447b │ │ │ │ @ instruction: 0xe6c6361c │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7b3770 <__read_chk@plt+0xfe74e39c> │ │ │ │ + blvs fe7b3700 <__read_chk@plt+0xfe74e32c> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf47f0302 │ │ │ │ @ instruction: 0xf892af3b │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8c8400 <__read_chk@plt+0x86302c> │ │ │ │ + bcs 8c8390 <__read_chk@plt+0x862fbc> │ │ │ │ @ instruction: 0xf013d003 │ │ │ │ @ instruction: 0xf43f0f0e │ │ │ │ shasxmi sl, r8, r1 │ │ │ │ @ instruction: 0xf0fd9107 │ │ │ │ stmdbls r7, {r0, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldrtmi sl, [r8], -r9, lsr #30 │ │ │ │ @@ -100788,17 +100760,17 @@ │ │ │ │ ldrtmi sl, [r8], -r1, lsr #30 │ │ │ │ ldc2 0, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ stmdbls r7, {r0, r1, fp, sp, lr} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ svceq 0x0010f013 │ │ │ │ svcge 0x0016f43f │ │ │ │ ldr r2, [r4, -r7, lsl #6] │ │ │ │ - stc2l 1, cr15, [ip, #-128]! @ 0xffffff80 │ │ │ │ + ldc2 1, cr15, [r4, #-128] @ 0xffffff80 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ - blmi 19f340c <__read_chk@plt+0x198e038> │ │ │ │ + blmi 19f339c <__read_chk@plt+0x198dfc8> │ │ │ │ stmdavs fp!, {r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrsbtcs pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf47f42ba │ │ │ │ ldrbt sl, [r2], r6, lsr #28 │ │ │ │ @ instruction: 0x4620213c │ │ │ │ ldc2l 7, cr15, [r8, #924] @ 0x39c │ │ │ │ stmiacs r8, {r1, r2, r9, sl, lr}^ │ │ │ │ @@ -100816,35 +100788,35 @@ │ │ │ │ teqcs lr, r2, lsl #12 │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ @ instruction: 0x4632fd5b │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ pkhtb pc, r5, r3, asr #26 @ │ │ │ │ - ldc2 1, cr15, [r4, #-128]! @ 0xffffff80 │ │ │ │ + ldc2l 1, cr15, [ip], {32} │ │ │ │ cmple sp, r0, lsl #24 │ │ │ │ svceq 0x0004f018 │ │ │ │ - blmi 143c0f8 <__read_chk@plt+0x13d6d24> │ │ │ │ + blmi 143c088 <__read_chk@plt+0x13d6cb4> │ │ │ │ @ instruction: 0xe61758f4 │ │ │ │ andcs r4, r5, #1359872 @ 0x14c000 │ │ │ │ @ instruction: 0xf79c4479 │ │ │ │ - strmi lr, [r1], -lr, lsr #31 │ │ │ │ + strmi lr, [r1], -r6, ror #31 │ │ │ │ ldmdbmi r1, {r1, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x00a6f79c │ │ │ │ + svc 0x00def79c │ │ │ │ ldrt r4, [fp], r1, lsl #12 │ │ │ │ mlacc r7, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0239a1c │ │ │ │ @ instruction: 0xf88d0330 │ │ │ │ - bcs 153c10 <__read_chk@plt+0xee83c> │ │ │ │ + bcs 153ba0 <__read_chk@plt+0xee7cc> │ │ │ │ mlacc r8, sp, r8, pc @ │ │ │ │ @ instruction: 0xf003d061 │ │ │ │ @ instruction: 0xf88d033f │ │ │ │ strb r3, [pc, -r8, lsr #32] │ │ │ │ - blcc 2a29f4 <__read_chk@plt+0x23d620> │ │ │ │ + blcc 2a2984 <__read_chk@plt+0x23d5b0> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ svcge 0x000df47f │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, #3 │ │ │ │ andle r2, r3, r0, lsr #20 │ │ │ │ svceq 0x000ef013 │ │ │ │ svcge 0x0003f43f │ │ │ │ @@ -100859,77 +100831,77 @@ │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [fp], ip, rrx │ │ │ │ mcrge 5, 7, pc, cr13, cr15, {3} @ │ │ │ │ @ instruction: 0x46484b33 │ │ │ │ vand d18, d0, d28 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ movwcs r9, #8960 @ 0x2300 │ │ │ │ - blmi cec7e8 <__read_chk@plt+0xc87414> │ │ │ │ + blmi cec778 <__read_chk@plt+0xc873a4> │ │ │ │ @ instruction: 0xf7e7447b │ │ │ │ msrcs CPSR_fs, r1 @ │ │ │ │ vmax.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf7e72205 │ │ │ │ @ instruction: 0xe6ebfcf1 │ │ │ │ ldmpl r4!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf89de769 │ │ │ │ strbmi r3, [ip], -r4, lsr #32 │ │ │ │ teqpeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ eorcc pc, r4, sp, lsl #17 │ │ │ │ stmdbmi r6!, {r0, r1, r2, r3, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79c4479 │ │ │ │ - strmi lr, [r1], -sl, asr #30 │ │ │ │ + strmi lr, [r1], -r2, lsl #31 │ │ │ │ @ instruction: 0xf10de65e │ │ │ │ andscs r0, sp, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0x464021ff │ │ │ │ - stc 7, cr15, [r6], {156} @ 0x9c │ │ │ │ + ldc 7, cr15, [lr], #-624 @ 0xfffffd90 │ │ │ │ @ instruction: 0xf8564b12 │ │ │ │ strt r9, [lr], r3 │ │ │ │ svceq 0x000ef012 │ │ │ │ stclge 4, cr15, [r6, #252]! @ 0xfc │ │ │ │ @ instruction: 0xf023e5ea │ │ │ │ strbmi r0, [ip], -r0, asr #6 │ │ │ │ eorcc pc, r8, sp, lsl #17 │ │ │ │ @ instruction: 0xf79ce6f1 │ │ │ │ - svclt 0x0000eeb8 │ │ │ │ - eorseq r7, r5, r8, lsr #3 │ │ │ │ + svclt 0x0000eef0 │ │ │ │ + eorseq r7, r5, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r5, sl, r1, r7 │ │ │ │ + eorseq r7, r5, sl, lsl #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ - andseq r8, r8, lr, lsl ip │ │ │ │ - andseq r5, r9, lr, ror #26 │ │ │ │ - eorseq r7, r5, r4, lsl #2 │ │ │ │ - andseq r5, r9, r2, asr #25 │ │ │ │ + andseq r8, r8, r2, lsr fp │ │ │ │ + andseq r5, r9, r2, lsl #25 │ │ │ │ + eorseq r7, r5, r4, ror r1 │ │ │ │ + @ instruction: 0x00195bd6 │ │ │ │ andeq r0, r0, r0, lsl #30 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - mlaseq r7, r8, lr, fp │ │ │ │ - andseq r5, r9, ip, lsr #23 │ │ │ │ - mulseq r9, r8, pc @ │ │ │ │ - mulseq r8, sl, lr │ │ │ │ - @ instruction: 0x001b75b8 │ │ │ │ - @ instruction: 0x00195ab8 │ │ │ │ - andseq r5, r9, r8, lsr #21 │ │ │ │ - andseq r5, r9, ip, asr #18 │ │ │ │ - andseq r5, r9, sl, asr r9 │ │ │ │ - andseq r5, r9, r2, lsl r9 │ │ │ │ - andseq r2, r8, r4, ror ip │ │ │ │ - eoreq r9, r0, r8, ror r2 │ │ │ │ + eorseq fp, r7, r8, lsl #30 │ │ │ │ + andseq r5, r9, r0, asr #21 │ │ │ │ + andseq r1, r9, ip, lsr #29 │ │ │ │ + andseq r2, r8, r2, ror #27 │ │ │ │ + andseq r7, fp, ip, asr #9 │ │ │ │ + andseq r5, r9, ip, asr #19 │ │ │ │ + @ instruction: 0x001959bc │ │ │ │ + andseq r5, r9, r0, ror #16 │ │ │ │ + andseq r5, r9, lr, ror #16 │ │ │ │ + andseq r5, r9, r6, lsr #16 │ │ │ │ + @ instruction: 0x00182bbc │ │ │ │ + eoreq r9, r0, ip, lsl #3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec1eeb4 <__read_chk@plt+0xfebb9ae0> │ │ │ │ + bl fec1ee44 <__read_chk@plt+0xfebb9a70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sp, #-960] @ 0xfffffc40 │ │ │ │ - blmi 80fcf0 <__read_chk@plt+0x7aa91c> │ │ │ │ + blmi 80fc80 <__read_chk@plt+0x7aa8ac> │ │ │ │ stmiapl lr!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220fe │ │ │ │ @ instruction: 0xf8830240 │ │ │ │ @ instruction: 0xf12220fe │ │ │ │ - bmi 6c6178 <__read_chk@plt+0x660da4> │ │ │ │ + bmi 6c5fa8 <__read_chk@plt+0x660bd4> │ │ │ │ @ instruction: 0x46044b17 │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ ldmdavs r2!, {r1, sp, lr} │ │ │ │ @ instruction: 0xf8d258eb │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r7} │ │ │ │ @ instruction: 0xf0fd6063 │ │ │ │ stllt r7, [r8] │ │ │ │ @@ -100938,38 +100910,38 @@ │ │ │ │ stmdavs r3, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r0, r1, r4, r6, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ stc2 0, cr15, [sl], {253} @ 0xfd │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ vmla.i q9, q1, d0[7] │ │ │ │ and r1, r0, r0, lsl #4 │ │ │ │ - bvc 990520 <__read_chk@plt+0x92b14c> │ │ │ │ + bvc 9904b0 <__read_chk@plt+0x92b0dc> │ │ │ │ movweq pc, #866 @ 0x362 @ │ │ │ │ @ instruction: 0xf0c37223 │ │ │ │ @ instruction: 0x4620fb71 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - eorseq r6, r5, r4, asr #23 │ │ │ │ + eorseq r6, r5, r4, lsr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r8, ror sp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec1ef48 <__read_chk@plt+0xfebb9b74> │ │ │ │ + bl fec1eed8 <__read_chk@plt+0xfebb9b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 7cbcf0 <__read_chk@plt+0x76691c> │ │ │ │ + bmi 7cbc80 <__read_chk@plt+0x7668ac> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sp!, {r0, r1, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ cmpppl r0, r5, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, lr, r1, r8 @ │ │ │ │ movteq pc, #35 @ 0x23 @ │ │ │ │ rscscc pc, lr, r1, lsl #17 │ │ │ │ stmdavs r6, {r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xb32e4604 │ │ │ │ @ instruction: 0xf8d54b15 │ │ │ │ ldmdavs r5!, {r2, r3, r4, r5, r7} │ │ │ │ - blmi 5de0c0 <__read_chk@plt+0x578cec> │ │ │ │ + blmi 5de050 <__read_chk@plt+0x578c7c> │ │ │ │ ldmpl r3, {r0, r2, r3, sp, lr}^ │ │ │ │ andsvs r6, sl, r2, ror r8 │ │ │ │ mcrr2 0, 15, pc, lr, cr13 @ │ │ │ │ ldmdavs fp!, {r3, r4, r7, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mcrr2 0, 15, pc, r8, cr13 @ │ │ │ │ cmnlt r3, r3, lsl #16 │ │ │ │ @@ -100977,70 +100949,70 @@ │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ stmdavs r3, {r0, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8937a31 │ │ │ │ vhadd.u32 q9, , q14 │ │ │ │ @ instruction: 0xf8831204 │ │ │ │ strtmi r2, [r0], -ip, rrx │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ - svclt 0x003ef121 │ │ │ │ + cdplt 1, 14, cr15, cr6, cr1, {1} │ │ │ │ svclt 0x0000bdf8 │ │ │ │ - eorseq r6, r5, r2, lsr fp │ │ │ │ + eorseq r6, r5, r2, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r8, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec1efd8 <__read_chk@plt+0xfebb9c04> │ │ │ │ + bl fec1ef68 <__read_chk@plt+0xfebb9b94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r5, r0, ror #31 │ │ │ │ strls r9, [r2], #-3080 @ 0xfffff3f8 │ │ │ │ ldrbtmi r4, [ip], #-3077 @ 0xfffff3fb │ │ │ │ stmdavs r5!, {r2, r5, r6, fp, sp, lr}^ │ │ │ │ stmdavs r4!, {r0, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf0c39400 │ │ │ │ andlt pc, r5, sp, lsl #26 │ │ │ │ svclt 0x0000bd30 │ │ │ │ - eorseq r5, fp, sl, ror fp │ │ │ │ - bmi 1e5abd8 <__read_chk@plt+0x1df5804> │ │ │ │ + eorseq r5, fp, sl, ror #23 │ │ │ │ + bmi 1e5ab68 <__read_chk@plt+0x1df5794> │ │ │ │ push {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbtmi r4, [sl], #-4080 @ 0xfffff010 │ │ │ │ ldrdhi pc, [r4], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ pkhtbmi sp, r1, lr, asr #32 │ │ │ │ cmple sp, r0, lsl #16 │ │ │ │ ldmpl r3, {r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ - bpl 1105254 <__read_chk@plt+0x109fe80> │ │ │ │ + bpl 11051e4 <__read_chk@plt+0x109fe10> │ │ │ │ ldrdmi pc, [r4], #138 @ 0x8a @ │ │ │ │ stccs 8, cr6, [r0, #-148] @ 0xffffff6c │ │ │ │ strtmi sp, [r2], -ip, rrx │ │ │ │ strtmi r4, [fp], -r1, lsl #12 │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ ldmvs r6, {r1, r2, r7, r9, sl, lr}^ │ │ │ │ stceq 1, cr15, [r2], {163} @ 0xa3 │ │ │ │ stmdbcs r0, {r1, r2, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf1bedd08 │ │ │ │ andle r0, r4, r0, lsl #30 │ │ │ │ ldrd pc, [r0], -lr │ │ │ │ svceq 0x0072f1be │ │ │ │ mrscc sp, (UNDEF: 1) │ │ │ │ - blcs 1198b8 <__read_chk@plt+0xb44e4> │ │ │ │ + blcs 119848 <__read_chk@plt+0xb4474> │ │ │ │ @ instruction: 0xf1bcd044 │ │ │ │ stmdble r1, {r0, r8, r9, sl, fp}^ │ │ │ │ svclt 0x00042b3d │ │ │ │ eorscs r4, sp, pc, lsl #12 │ │ │ │ @ instruction: 0xf8524431 │ │ │ │ - blcs d7af8 <__read_chk@plt+0x72724> │ │ │ │ + blcs d7a88 <__read_chk@plt+0x726b4> │ │ │ │ ldclne 1, cr13, [fp], #-900 @ 0xfffffc7c │ │ │ │ @ instruction: 0xf89ad046 │ │ │ │ stmib r8, {r1, r2, r3, r4, r5, r6, r7, ip, sp}^ │ │ │ │ ldrbeq r0, [sl], -r5, lsl #14 │ │ │ │ @ instruction: 0xf8dbd438 │ │ │ │ - blcs d4190 <__read_chk@plt+0x6edbc> │ │ │ │ + blcs d4120 <__read_chk@plt+0x6ed4c> │ │ │ │ addshi pc, r1, r0 │ │ │ │ - blcc 2a2d04 <__read_chk@plt+0x23d930> │ │ │ │ + blcc 2a2c94 <__read_chk@plt+0x23d8c0> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf89ad104 │ │ │ │ @ instruction: 0xf01220fb │ │ │ │ teqle sp, lr, lsl #12 │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ stmib r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ cmnlt r5, r7, lsl #6 │ │ │ │ @@ -101066,15 +101038,15 @@ │ │ │ │ stmib r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ ldrb r2, [r5, r7, lsl #6] │ │ │ │ strb r2, [r1, r4, ror #6]! │ │ │ │ smlalscs pc, lr, sl, r8 @ │ │ │ │ stmib r8, {r8, r9, sp}^ │ │ │ │ ldrbeq r3, [r2], -r5, lsl #6 │ │ │ │ @ instruction: 0xf8dbd4c6 │ │ │ │ - blcs d4220 <__read_chk@plt+0x6ee4c> │ │ │ │ + blcs d41b0 <__read_chk@plt+0x6eddc> │ │ │ │ @ instruction: 0xe7c1d1b8 │ │ │ │ ldrbcs pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0x1614f8d2 │ │ │ │ stmdbcs r0, {r0, r3, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf8d2d0ba │ │ │ │ ldmdavc r2, {r6, r9, sl, sp} │ │ │ │ adcsle r2, r5, r0, lsl #20 │ │ │ │ @@ -101083,49 +101055,49 @@ │ │ │ │ cdpvc 4, 10, cr15, cr10, cr15, {2} │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ stc2 10, cr15, [r6], {44} @ 0x2c @ │ │ │ │ ldrbne pc, [r7, r0, asr #4] @ │ │ │ │ vseleq.f32 s30, s12, s29 │ │ │ │ stceq 0, cr15, [r1], {12} │ │ │ │ cdpeq 0, 0, cr15, cr1, cr14, {0} │ │ │ │ - blx abff98 <__read_chk@plt+0xa5abc4> │ │ │ │ + blx abff28 <__read_chk@plt+0xa5ab54> │ │ │ │ ldrbeq pc, [fp, r3, lsl #6] @ │ │ │ │ cdpcs 5, 0, cr13, cr8, cr4, {0} │ │ │ │ @ instruction: 0xf1bed802 │ │ │ │ tstle sp, r0, lsl #30 │ │ │ │ ldrmi r4, [r3], -r1, lsl #9 │ │ │ │ svcne 0x0020f852 │ │ │ │ ldmvs r0, {r0, r3, r4, r8, r9, ip, sp, pc}^ │ │ │ │ rscsle r2, r9, r0, lsl #16 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ tstlt r3, r5, lsl #26 │ │ │ │ - blcs 1d61ffc <__read_chk@plt+0x1cfcc28> │ │ │ │ + blcs 1d61f8c <__read_chk@plt+0x1cfcbb8> │ │ │ │ @ instruction: 0xf109d001 │ │ │ │ @ instruction: 0xf1a10901 │ │ │ │ - blcs 2c8c9c <__read_chk@plt+0x2638c8> │ │ │ │ + blcs 2c8c2c <__read_chk@plt+0x263858> │ │ │ │ @ instruction: 0xf1a1d9e1 │ │ │ │ stmdbcs r6!, {r0, r1, r3, r4, r6, r8, r9}^ │ │ │ │ - blcs 177c08 <__read_chk@plt+0x112834> │ │ │ │ + blcs 177b98 <__read_chk@plt+0x1127c4> │ │ │ │ @ instruction: 0xf1bcd80a │ │ │ │ rscle r0, r1, r0, lsl #30 │ │ │ │ stmdbne r7, {r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fe77e │ │ │ │ stmib r8, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp}^ │ │ │ │ ldrb r3, [r9, -r7, lsl #4]! │ │ │ │ rscsle r2, r2, r5, ror #18 │ │ │ │ @ instruction: 0xf04fe7d6 │ │ │ │ udf #5023 @ 0x139f │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ movwpl lr, #31176 @ 0x79c8 │ │ │ │ svclt 0x0000e77b │ │ │ │ - eorseq r5, fp, ip, asr fp │ │ │ │ - eorseq r6, r5, sl, ror sl │ │ │ │ + eorseq r5, fp, ip, asr #23 │ │ │ │ + eorseq r6, r5, sl, ror #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec1f1ec <__read_chk@plt+0xfebb9e18> │ │ │ │ + bl fec1f17c <__read_chk@plt+0xfebb9da8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrmi 15, 14, r0, fp, cr8 │ │ │ │ @ instruction: 0xf8dfb082 │ │ │ │ ldrbtmi ip, [ip], #-300 @ 0xfffffed4 │ │ │ │ stmdavs r4!, {r2, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ ldmdblt r4, {r2, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ andlt r9, r2, r6, lsl #16 │ │ │ │ @@ -101163,20 +101135,20 @@ │ │ │ │ andvc r9, ip, r6, lsl #20 │ │ │ │ ldmdavs sl, {r4, r7, r9, sl, fp, ip} │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ @ instruction: 0xf891e7b9 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ @ instruction: 0xf8d0d4c6 │ │ │ │ stmdbcs r0, {r6, r7, ip} │ │ │ │ - blvs fe33c3ac <__read_chk@plt+0xfe2d6fd8> │ │ │ │ + blvs fe33c33c <__read_chk@plt+0xfe2d6f68> │ │ │ │ @ instruction: 0xf0313907 │ │ │ │ @ instruction: 0xd1bd0102 │ │ │ │ ldrsbteq pc, [ip], r0 @ │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ - blx fee844ac <__read_chk@plt+0xfee1f0d8> │ │ │ │ + blx fee8443c <__read_chk@plt+0xfee1f068> │ │ │ │ adcle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d16821 │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ stmdavs r1, {r0, r1, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addsle r2, fp, r0, lsl #18 │ │ │ │ @ instruction: 0xf8d16821 │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ @@ -101195,30 +101167,30 @@ │ │ │ │ str r2, [r0, r0, lsr #32]! │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ ldmdavs r1, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ andsvs r1, r0, r8, asr #24 │ │ │ │ ldmdavs sl, {r2, r3, ip, sp, lr} │ │ │ │ andsvs r3, sl, r1, lsl #20 │ │ │ │ svclt 0x0000e772 │ │ │ │ - eorseq r5, fp, r6, ror #18 │ │ │ │ - eorseq r6, r5, r8, lsl #17 │ │ │ │ + ldrsbteq r5, [fp], -r6 │ │ │ │ + ldrshteq r6, [r5], -r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec1f338 <__read_chk@plt+0xfebb9f64> │ │ │ │ + bl fec1f2c8 <__read_chk@plt+0xfebb9ef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 3, cr0, cr9, cr8, {7} │ │ │ │ ldrbtmi r4, [lr], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0x300af9b6 │ │ │ │ ands fp, r7, fp, lsr #2 │ │ │ │ @ instruction: 0xf0c26900 │ │ │ │ @ instruction: 0xb1a8fe87 │ │ │ │ ldmdavs r0!, {r0, sl, ip, sp}^ │ │ │ │ strmi r6, [sp], -r1, asr #17 │ │ │ │ - bvs 434564 <__read_chk@plt+0x3cf190> │ │ │ │ + bvs 4344f4 <__read_chk@plt+0x3cf120> │ │ │ │ strtmi r2, [r2], -r0, lsl #6 │ │ │ │ ldclle 2, cr4, [r1, #688]! @ 0x2b0 │ │ │ │ stmvs fp, {r0, r4, r8, ip, sp, pc} │ │ │ │ andle r2, pc, r1, lsl #22 │ │ │ │ andcs r4, r0, #46080 @ 0xb400 │ │ │ │ ldrbtmi r2, [fp], #-1 │ │ │ │ ldcllt 1, cr8, [r8, #360]! @ 0x168 │ │ │ │ @@ -101231,15 +101203,15 @@ │ │ │ │ stmdavs r4, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp} │ │ │ │ stmdavs sl, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ stcle 2, cr4, [r3, #-592] @ 0xfffffdb0 │ │ │ │ @ instruction: 0xf843684a │ │ │ │ strb r4, [r1, r2, lsr #32]! │ │ │ │ strcs r4, [r0], -r0, lsr #30 │ │ │ │ - ldrbtmi r6, [pc], #-2117 @ c81b4 <__read_chk@plt+0x62de0> │ │ │ │ + ldrbtmi r6, [pc], #-2117 @ c8144 <__read_chk@plt+0x62d70> │ │ │ │ stmdavs fp, {r0, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stmdavs sl, {r0, r1, r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ mulsle fp, r4, r2 │ │ │ │ addsmi r6, ip, #45056 @ 0xb000 │ │ │ │ movwcs fp, #8148 @ 0x1fd4 │ │ │ │ stccs 3, cr2, [r0, #-0] │ │ │ │ @@ -101256,52 +101228,52 @@ │ │ │ │ mvnle r1, r2, ror #24 │ │ │ │ svclt 0x00cc2d00 │ │ │ │ strcs r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ adcsle r2, r3, r0, lsl #26 │ │ │ │ cdpne 0, 0, cr14, cr11, cr8, {0} │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svclt 0x00c82d00 │ │ │ │ - blcs d0e18 <__read_chk@plt+0x6ba44> │ │ │ │ + blcs d0da8 <__read_chk@plt+0x6b9d4> │ │ │ │ stmdavs fp, {r1, r3, r5, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf843684a │ │ │ │ str r6, [r5, r2, lsr #32]! │ │ │ │ + eorseq r5, fp, lr, lsl #17 │ │ │ │ + eorseq r5, fp, sl, asr r8 │ │ │ │ + eorseq r5, fp, lr, asr #16 │ │ │ │ eorseq r5, fp, lr, lsl r8 │ │ │ │ - eorseq r5, fp, sl, ror #15 │ │ │ │ - ldrsbteq r5, [fp], -lr │ │ │ │ - eorseq r5, fp, lr, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec1f43c <__read_chk@plt+0xfebba068> │ │ │ │ + bl fec1f3cc <__read_chk@plt+0xfebb9ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 20c224 <__read_chk@plt+0x1a6e50> │ │ │ │ + blmi 20c1b4 <__read_chk@plt+0x1a6de0> │ │ │ │ @ instruction: 0xf9b3447b │ │ │ │ ldmdblt fp, {ip, sp} │ │ │ │ @ instruction: 0xf84af7ff │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - eorseq r5, fp, ip, lsl r7 │ │ │ │ + eorseq r5, fp, ip, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec1f464 <__read_chk@plt+0xfebba090> │ │ │ │ + bl fec1f3f4 <__read_chk@plt+0xfebba020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 20c24c <__read_chk@plt+0x1a6e78> │ │ │ │ + blmi 20c1dc <__read_chk@plt+0x1a6e08> │ │ │ │ @ instruction: 0xf9b3447b │ │ │ │ ldmdblt fp, {r3, ip, sp} │ │ │ │ @ instruction: 0xf8b6f7ff │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ - ldrshteq r5, [fp], -r4 │ │ │ │ + eorseq r5, fp, r4, ror #14 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strbpl pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ adchi pc, r4, r0 │ │ │ │ stmvs fp, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ ldrmi r4, [r6], -r1, lsl #13 │ │ │ │ - blcs 119adc <__read_chk@plt+0xb4708> │ │ │ │ + blcs 119a6c <__read_chk@plt+0xb4698> │ │ │ │ addshi pc, r2, r0, asr #6 │ │ │ │ vmull.p8 q9, d0, d0 │ │ │ │ svccs 0x00008099 │ │ │ │ addshi pc, r2, r0 │ │ │ │ strtcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ stmdavs r8!, {r0, r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ @@ -101309,121 +101281,121 @@ │ │ │ │ msreq SPSR_, #3 │ │ │ │ cmple r5, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ strble r0, [r1], #-1626 @ 0xfffff9a6 │ │ │ │ ldrdcc pc, [r0], #128 @ 0x80 │ │ │ │ eorsle r2, sp, r0, lsl #22 │ │ │ │ svcne 0x00d36b9a │ │ │ │ - beq 1843b8 <__read_chk@plt+0x11efe4> │ │ │ │ + beq 184348 <__read_chk@plt+0x11ef74> │ │ │ │ @ instruction: 0xf8d4d138 │ │ │ │ @ instruction: 0xf1bcc010 │ │ │ │ andle r0, lr, r0, lsl #30 │ │ │ │ cmnlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf8536861 │ │ │ │ - blcs d4388 <__read_chk@plt+0x6efb4> │ │ │ │ - bvs 93f724 <__read_chk@plt+0x8da350> │ │ │ │ + blcs d4318 <__read_chk@plt+0x6ef44> │ │ │ │ + bvs 93f6b4 <__read_chk@plt+0x8da2e0> │ │ │ │ stcle 2, cr4, [r4], {139} @ 0x8b │ │ │ │ eorne pc, r3, ip, asr r8 @ │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - bcc 2a855c <__read_chk@plt+0x243188> │ │ │ │ + bcc 2a84ec <__read_chk@plt+0x243118> │ │ │ │ stmdaeq r2, {r1, r4, r5, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4bf18 │ │ │ │ @ instruction: 0xf000b020 │ │ │ │ strcs r8, [r1, #-266] @ 0xfffffef6 │ │ │ │ svclt 0x00a845b3 │ │ │ │ ldrbmi r4, [sp, #-1715] @ 0xfffff94d │ │ │ │ strtmi sp, [lr], -r2, lsr #24 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r2], -r0, lsl #6 │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ stc2 0, cr15, [lr, #776] @ 0x308 │ │ │ │ @ instruction: 0xf108b940 │ │ │ │ ldrtmi r0, [r9], -r1, lsl #16 │ │ │ │ @ instruction: 0xf1814640 │ │ │ │ - stmdbcs r1, {r0, r1, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbcs r1, {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi fp, [r5], -r8, lsl #30 │ │ │ │ ldrbmi r3, [lr, #-1537] @ 0xfffff9ff │ │ │ │ and sp, fp, ip, ror #27 │ │ │ │ @ instruction: 0x46202111 │ │ │ │ @ instruction: 0xf93ef0a5 │ │ │ │ @ instruction: 0x1e75b948 │ │ │ │ @ instruction: 0x46284639 │ │ │ │ - blx d84978 <__read_chk@plt+0xd1f5a4> │ │ │ │ + @ instruction: 0xf9daf181 │ │ │ │ strcc r1, [r1, #-2669] @ 0xfffff593 │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d48ff8 │ │ │ │ - bl 2e8404 <__read_chk@plt+0x283030> │ │ │ │ - bl fee652e8 <__read_chk@plt+0xfedfff14> │ │ │ │ - ble d4c118 <__read_chk@plt+0xce6d44> │ │ │ │ + bl 2e8394 <__read_chk@plt+0x282fc0> │ │ │ │ + bl fee65278 <__read_chk@plt+0xfedffea4> │ │ │ │ + ble d4c0a8 <__read_chk@plt+0xce6cd4> │ │ │ │ svclt 0x00a845b0 │ │ │ │ @ instruction: 0xf1b846b0 │ │ │ │ svclt 0x00c20f00 │ │ │ │ @ instruction: 0xf04f2501 │ │ │ │ strtmi r0, [r8], r0, lsl #20 │ │ │ │ strtmi sp, [r1], -r8, asr #26 │ │ │ │ strbmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0c24648 │ │ │ │ @ instruction: 0x4639fd59 │ │ │ │ @ instruction: 0xf10ab938 │ │ │ │ ldrbmi r0, [r0], -r1, lsl #20 │ │ │ │ - blx 4849c0 <__read_chk@plt+0x41f5ec> │ │ │ │ + @ instruction: 0xf9b6f181 │ │ │ │ svclt 0x00082901 │ │ │ │ - bvs 999cd8 <__read_chk@plt+0x934904> │ │ │ │ + bvs 999c68 <__read_chk@plt+0x934894> │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00a842b3 │ │ │ │ strbmi r4, [r3, #-1587] @ 0xfffff9cd │ │ │ │ ldrb sp, [r1, r7, ror #21] │ │ │ │ teqlt fp, fp, lsl #16 │ │ │ │ @ instruction: 0xf853684a │ │ │ │ strb r6, [r7, -r2, lsr #32]! │ │ │ │ @ instruction: 0x46284635 │ │ │ │ svchi 0x00f8e8bd │ │ │ │ - ldrbcc pc, [pc, #79]! @ c843b <__read_chk@plt+0x63067> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ c83cb <__read_chk@plt+0x62ff7> @ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ - bl feaec3d4 <__read_chk@plt+0xfea87000> │ │ │ │ + bl feaec364 <__read_chk@plt+0xfea86f90> │ │ │ │ ldclne 0, cr0, [r5], #-0 │ │ │ │ - beq 1447fc <__read_chk@plt+0xdf428> │ │ │ │ + beq 14478c <__read_chk@plt+0xdf3b8> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x4621dd18 │ │ │ │ strbmi r2, [r2], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0c24648 │ │ │ │ ldrtmi pc, [r9], -r9, lsr #26 @ │ │ │ │ @ instruction: 0xf10ab938 │ │ │ │ @ instruction: 0x46503aff │ │ │ │ - @ instruction: 0xf9def181 │ │ │ │ + @ instruction: 0xf986f181 │ │ │ │ svclt 0x00082901 │ │ │ │ @ instruction: 0xf1084645 │ │ │ │ @ instruction: 0xf1b838ff │ │ │ │ svclt 0x00180f00 │ │ │ │ stclle 2, cr4, [r8], #724 @ 0x2d4 │ │ │ │ stcle 2, cr4, [r1, #724]! @ 0x2d4 │ │ │ │ ldr r2, [pc, r1, lsl #10] │ │ │ │ @ instruction: 0xf10a4648 │ │ │ │ pkhbtmi pc, r0, fp, lsl #16 @ │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8c91d0 <__read_chk@plt+0x863dfc> │ │ │ │ + blcs 8c9160 <__read_chk@plt+0x863d8c> │ │ │ │ @ instruction: 0xf8d4d066 │ │ │ │ @ instruction: 0xf1b8b020 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8d8af64 │ │ │ │ stmdbcs r0, {r5, ip} │ │ │ │ @ instruction: 0xf8d8d03e │ │ │ │ addmi r5, sp, #0 │ │ │ │ @ instruction: 0xf894d133 │ │ │ │ stmibvs r3!, {r2, r3, r4, r5, sp} │ │ │ │ @ instruction: 0xf14007d2 │ │ │ │ - blcs e8810 <__read_chk@plt+0x8343c> │ │ │ │ - bvs 197c5b0 <__read_chk@plt+0x19171dc> │ │ │ │ + blcs e87a0 <__read_chk@plt+0x833cc> │ │ │ │ + bvs 197c540 <__read_chk@plt+0x191716c> │ │ │ │ stmdale r9, {r0, r2, r4, r7, r9, lr}^ │ │ │ │ eorlt pc, r5, r3, asr r8 @ │ │ │ │ cmplt r3, r1, lsl #10 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ - bvs 193493c <__read_chk@plt+0x18cf568> │ │ │ │ + bvs 19348cc <__read_chk@plt+0x18cf4f8> │ │ │ │ svclt 0x0098428a │ │ │ │ eorge pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf04fd901 │ │ │ │ @ instruction: 0xf8d80a00 │ │ │ │ ldmdblt r1, {r4, ip} │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ @ instruction: 0x4648b131 │ │ │ │ @@ -101455,15 +101427,15 @@ │ │ │ │ ldr r2, [r8, r0, lsl #10]! │ │ │ │ @ instruction: 0xf04f2501 │ │ │ │ ldr r0, [r4, r0, lsl #22]! │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ ldrle r0, [r4], #1627 @ 0x65b │ │ │ │ ldrdcc pc, [r0], #128 @ 0x80 │ │ │ │ addsle r2, r0, r0, lsl #22 │ │ │ │ - blcc 2a33a0 <__read_chk@plt+0x23dfcc> │ │ │ │ + blcc 2a3330 <__read_chk@plt+0x23df5c> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf8d0d18b │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ orrlt pc, r8, r1, ror r8 @ │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ @ instruction: 0xf0fd00bc │ │ │ │ stmdavs r3, {r0, r1, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @@ -101478,52 +101450,52 @@ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf1b8d06a │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf894af5b │ │ │ │ @ instruction: 0x07da303c │ │ │ │ addshi pc, r8, r0, asr #2 │ │ │ │ @ instruction: 0xb1236923 │ │ │ │ - bcs e2e18 <__read_chk@plt+0x7da44> │ │ │ │ + bcs e2da8 <__read_chk@plt+0x7d9d4> │ │ │ │ @ instruction: 0xf8d3bfc8 │ │ │ │ ldrbmi sl, [r1], -r4 │ │ │ │ @ instruction: 0xf1094648 │ │ │ │ strmi pc, [r6], -fp, ror #30 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bvs 1342c4 <__read_chk@plt+0xceef0> │ │ │ │ + bvs 134254 <__read_chk@plt+0xcee80> │ │ │ │ stmdavs r2, {r0, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ strbmi r8, [r8], -ip, lsl #1 │ │ │ │ @ instruction: 0xff5ef109 │ │ │ │ cdpcs 6, 0, cr4, cr0, cr6, {0} │ │ │ │ svcge 0x003af43f │ │ │ │ - blcs e2c50 <__read_chk@plt+0x7d87c> │ │ │ │ + blcs e2be0 <__read_chk@plt+0x7d80c> │ │ │ │ addhi pc, r9, r0 │ │ │ │ - bcs e2694 <__read_chk@plt+0x7d2c0> │ │ │ │ + bcs e2624 <__read_chk@plt+0x7d250> │ │ │ │ @ instruction: 0x4692d17f │ │ │ │ @ instruction: 0xf04f2501 │ │ │ │ movwcs r0, #2816 @ 0xb00 │ │ │ │ @ instruction: 0x46214652 │ │ │ │ @ instruction: 0xf0c24648 │ │ │ │ stmdblt r0, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - bleq 144a14 <__read_chk@plt+0xdf640> │ │ │ │ + bleq 1449a4 <__read_chk@plt+0xdf5d0> │ │ │ │ @ instruction: 0x46584639 │ │ │ │ - @ instruction: 0xf8f4f181 │ │ │ │ + @ instruction: 0xf89cf181 │ │ │ │ svclt 0x00082901 │ │ │ │ ldrmi r4, [r0, #1621]! @ 0x655 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr14, cr15, {1} │ │ │ │ mlascc ip, r4, r8, pc @ │ │ │ │ ldrble r0, [lr, #-2011] @ 0xfffff825 │ │ │ │ stmdbcs r0, {r0, r4, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @ instruction: 0xf1094648 │ │ │ │ @ instruction: 0x4606ff31 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmibvs r3!, {r0, r1, r2, r3, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ stmdavs r2, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - bvs 1934acc <__read_chk@plt+0x18cf6f8> │ │ │ │ + bvs 1934a5c <__read_chk@plt+0x18cf688> │ │ │ │ svclt 0x0098428a │ │ │ │ eorge pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf04fd9d3 │ │ │ │ movwcs r0, #2560 @ 0xa00 │ │ │ │ @ instruction: 0x46214652 │ │ │ │ @ instruction: 0xf0c24648 │ │ │ │ stmdacs r0, {r0, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -101531,26 +101503,26 @@ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe763af5f │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mrcge 4, 7, APSR_nzcv, cr0, cr15, {1} │ │ │ │ ldrdvs pc, [r4], -r8 │ │ │ │ mcrcc 6, 0, r4, cr1, cr9, {1} │ │ │ │ @ instruction: 0xf1814630 │ │ │ │ - bne 1e86950 <__read_chk@plt+0x1e2157c> │ │ │ │ + bne 1e86780 <__read_chk@plt+0x1e213ac> │ │ │ │ @ instruction: 0xf8d83601 │ │ │ │ adcsmi r3, r3, #4 │ │ │ │ @ instruction: 0xf894d921 │ │ │ │ @ instruction: 0xf8d8303c │ │ │ │ ldrbeq r7, [r8, r0] │ │ │ │ @ instruction: 0xf8d8d510 │ │ │ │ stmiblt r9, {r3, r4, ip} │ │ │ │ svccs 0x000069a3 │ │ │ │ mrcge 7, 3, APSR_nzcv, cr8, cr15, {3} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs 1974064 <__read_chk@plt+0x190ec90> │ │ │ │ + bvs 1973ff4 <__read_chk@plt+0x190ec20> │ │ │ │ @ instruction: 0xf73f4297 │ │ │ │ @ instruction: 0xf853ae71 │ │ │ │ strbt r5, [sp], -r7, lsr #32 │ │ │ │ @ instruction: 0x101cf8d8 │ │ │ │ rscle r2, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xf1094648 │ │ │ │ strmi pc, [r0], r5, ror #29 │ │ │ │ @@ -101558,50 +101530,50 @@ │ │ │ │ @ instruction: 0xf8d8e7e6 │ │ │ │ strb r7, [r3, r0]! │ │ │ │ @ instruction: 0xf10a4648 │ │ │ │ strmi pc, [r6], -fp, lsl #16 │ │ │ │ ldmibvs r1!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xd1a12900 │ │ │ │ stmibvs r3!, {r1, r2, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ - bvs 1934b7c <__read_chk@plt+0x18cf7a8> │ │ │ │ + bvs 1934b0c <__read_chk@plt+0x18cf738> │ │ │ │ stmdale r2, {r1, r3, r7, r9, lr} │ │ │ │ eorge pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf04fe77a │ │ │ │ ldrb r0, [r7, -r0, lsl #20]! │ │ │ │ - eorseq r6, r5, ip, ror #11 │ │ │ │ + eorseq r6, r5, ip, asr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec1f8f0 <__read_chk@plt+0xfebba51c> │ │ │ │ + bl fec1f880 <__read_chk@plt+0xfebba4ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sl], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf800f03b │ │ │ │ - blx 1406694 <__read_chk@plt+0x13a12c0> │ │ │ │ + blx 1406624 <__read_chk@plt+0x13a1250> │ │ │ │ @ instruction: 0xf940f042 │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - eorseq r6, r5, lr, ror r1 │ │ │ │ + eorseq r6, r5, lr, ror #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - bmi a5a7c0 <__read_chk@plt+0x9f53ec> │ │ │ │ + bmi a5a750 <__read_chk@plt+0x9f537c> │ │ │ │ stmdbmi r6!, {r3, r4, r5, r6, sl, lr} │ │ │ │ stmiavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ sbcvs r3, r3, r1, lsl #6 │ │ │ │ ldmdavs r2, {r1, r4, r6, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalscs pc, sp, r2, r8 @ │ │ │ │ svceq 0x0005f012 │ │ │ │ @ instruction: 0xf64ad012 │ │ │ │ @ instruction: 0xf6ca21ab │ │ │ │ @ instruction: 0xf64a21aa │ │ │ │ @ instruction: 0xf6c222aa │ │ │ │ - blx 111206 <__read_chk@plt+0xabe32> │ │ │ │ + blx 111196 <__read_chk@plt+0xabdc2> │ │ │ │ @ instruction: 0xf1b22203 │ │ │ │ svclt 0x002c3f55 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ svclt 0x00c82b09 │ │ │ │ stmiblt r2, {r9, sp} │ │ │ │ sbcmi pc, sp, ip, asr #12 │ │ │ │ sbcmi pc, ip, ip, asr #13 │ │ │ │ @@ -101613,98 +101585,98 @@ │ │ │ │ svceq 0x00b2ebb1 │ │ │ │ ldrlt sp, [r0, #-788] @ 0xfffffcec │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ andcs r4, r5, #163840 @ 0x28000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r0, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r8!, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r9, lsl #4 │ │ │ │ pop {r8, sp} │ │ │ │ andcs r4, r2, r0, lsl r0 │ │ │ │ stmdalt r0!, {r0, r1, r3, r4, r5, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r5, fp, r4, lsr r2 │ │ │ │ - eorseq r6, r5, r4, asr r1 │ │ │ │ + eorseq r5, fp, r4, lsr #5 │ │ │ │ + eorseq r6, r5, r4, asr #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r4, r9, r2, ror #26 │ │ │ │ - bcs f5814 <__read_chk@plt+0x90440> │ │ │ │ + andseq r4, r9, r6, ror ip │ │ │ │ + bcs f57a4 <__read_chk@plt+0x903d0> │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andle r9, r4, r1, lsl #24 │ │ │ │ @ instruction: 0xf85d9401 │ │ │ │ @ instruction: 0xf7fe4b04 │ │ │ │ @ instruction: 0xf85dbe73 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ mcrreq 8, 12, pc, r0, cr12 @ │ │ │ │ stclvc 5, cr15, [r7, #-692]! @ 0xfffffd4c │ │ │ │ - bpl 1906b80 <__read_chk@plt+0x18a17ac> │ │ │ │ + bpl 1906b10 <__read_chk@plt+0x18a173c> │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ ldrbtmi r3, [sp], #-2656 @ 0xfffff5a0 │ │ │ │ andls r4, r5, #14680064 @ 0xe00000 │ │ │ │ @ instruction: 0xf8df2115 │ │ │ │ @ instruction: 0xf10d2a58 │ │ │ │ strls r0, [r8, #-2204] @ 0xfffff764 │ │ │ │ andls r4, r4, sl, ror r4 │ │ │ │ - bpl 1406ba0 <__read_chk@plt+0x13a17cc> │ │ │ │ + bpl 1406b30 <__read_chk@plt+0x13a175c> │ │ │ │ ldrbtmi r5, [sp], #-2259 @ 0xfffff72d │ │ │ │ andseq pc, r0, r5, lsl #2 │ │ │ │ mvnls r6, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cdp2 0, 6, cr15, cr6, cr9, {5} │ │ │ │ - bne f06bb8 <__read_chk@plt+0xea17e4> │ │ │ │ + bne f06b48 <__read_chk@plt+0xea1774> │ │ │ │ strcs r6, [r0, #-2344] @ 0xfffff6d8 │ │ │ │ @ instruction: 0x462b4479 │ │ │ │ @ instruction: 0xf888462a │ │ │ │ @ instruction: 0xf0a95000 │ │ │ │ teqplt r0, sp @ @ p-variant is OBSOLETE │ │ │ │ rsbcs r4, r4, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf79c4640 │ │ │ │ - @ instruction: 0xf888ec2a │ │ │ │ + @ instruction: 0xf888ec62 │ │ │ │ @ instruction: 0xf8df5064 │ │ │ │ andcs r1, r4, r8, lsl sl │ │ │ │ @ instruction: 0xf11a4479 │ │ │ │ - @ instruction: 0xf8dffb93 │ │ │ │ + @ instruction: 0xf8dffb3b │ │ │ │ tstcs r0, r0, lsl sl │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf890f0b7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 0, cr8, [r0], {212} @ 0xd4 │ │ │ │ rschi pc, r2, r0 │ │ │ │ stmdacs r1, {r5, r7, fp, sp, lr} │ │ │ │ adchi pc, sl, #0, 6 │ │ │ │ - blcs e291c <__read_chk@plt+0x7d548> │ │ │ │ + blcs e28ac <__read_chk@plt+0x7d4d8> │ │ │ │ sbcshi pc, sl, r0 │ │ │ │ @ instruction: 0xf8536862 │ │ │ │ movwls r3, #36898 @ 0x9022 │ │ │ │ @ instruction: 0xf8dfaf0d │ │ │ │ andcs r3, r0, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xf8df9206 │ │ │ │ @ instruction: 0xf50d59dc │ │ │ │ eorsvc r7, sl, r2, lsl #23 │ │ │ │ - beq d04ce8 <__read_chk@plt+0xc9f914> │ │ │ │ + beq d04c78 <__read_chk@plt+0xc9f8a4> │ │ │ │ ldrbtmi r9, [sp], #-2568 @ 0xfffff5f8 │ │ │ │ andls pc, r3, r2, asr r8 @ │ │ │ │ stmibcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ stmdbls r7, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf79c2000 │ │ │ │ - @ instruction: 0xf8dfe8f0 │ │ │ │ + @ instruction: 0xf8dfe928 │ │ │ │ @ instruction: 0x460329bc │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0003201 │ │ │ │ @ instruction: 0xf8df80d5 │ │ │ │ ldrbtmi r0, [r8], #-2480 @ 0xfffff650 │ │ │ │ andcc lr, r0, sp, asr #19 │ │ │ │ andcs r2, r1, #1476395010 @ 0x58000002 │ │ │ │ @ instruction: 0x46584619 │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ - b ffc86768 <__read_chk@plt+0xffc21394> │ │ │ │ + bl a866f8 <__read_chk@plt+0xa21324> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3115f893 │ │ │ │ @ instruction: 0xf14007da │ │ │ │ @ instruction: 0xf8df80ad │ │ │ │ andscs r3, r8, r8, lsl #19 │ │ │ │ stmibcs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -101725,26 +101697,26 @@ │ │ │ │ ldrbtmi r2, [fp], #-2305 @ 0xfffff6ff │ │ │ │ subsgt pc, r8, r3, asr #17 │ │ │ │ ldrbvs r6, [sl, #1688] @ 0x698 │ │ │ │ @ instruction: 0xf00066da │ │ │ │ @ instruction: 0xf8df808d │ │ │ │ andcs r1, r5, #76, 18 @ 0x130000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmia r0!, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r8, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f9b06 │ │ │ │ movwls r0, #11344 @ 0x2c50 │ │ │ │ @ instruction: 0xf8df2200 │ │ │ │ @ instruction: 0xf8cd3938 │ │ │ │ ldrbtmi sl, [fp], #-12 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ bicsvs r9, r8, #81920 @ 0x14000 │ │ │ │ movwls r4, #5688 @ 0x1638 │ │ │ │ @ instruction: 0xf8ca2365 │ │ │ │ @ instruction: 0xf11cc000 │ │ │ │ - cdpne 15, 12, cr15, cr3, cr3, {3} │ │ │ │ + cdpne 15, 12, cr15, cr3, cr11, {0} │ │ │ │ ldmdale pc!, {r2, r3, r4, r8, r9, fp, sp}^ @ │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ @ instruction: 0xffffff1d │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ @@ -101796,54 +101768,54 @@ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib r3, {r8}^ │ │ │ │ ldrb r0, [r7, -r2, lsl #2] │ │ │ │ stmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79c4479 │ │ │ │ - @ instruction: 0xe771e814 │ │ │ │ + ldrb lr, [r1, -ip, asr #16]! │ │ │ │ stmdane r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andls r2, sl, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda sl, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r2, {r2, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ str r9, [r3, -sl, lsl #22]! │ │ │ │ ldmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r9], -r5, lsl #12 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ cdp2 0, 4, cr15, cr0, cr9, {5} │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ @ instruction: 0xf0002d01 │ │ │ │ ldmdavc sp!, {r2, r4, r5, r9, pc} │ │ │ │ @ instruction: 0xf898b95d │ │ │ │ - blcs d4ac4 <__read_chk@plt+0x6f6f0> │ │ │ │ + blcs d4a54 <__read_chk@plt+0x6f680> │ │ │ │ eorhi pc, sp, #0 │ │ │ │ strbmi r2, [r1], -r4, ror #4 │ │ │ │ @ instruction: 0xf79c4638 │ │ │ │ - @ instruction: 0xf887eaee │ │ │ │ + @ instruction: 0xf887eb26 │ │ │ │ ldrtmi r5, [r9], -r4, rrx │ │ │ │ strbmi r2, [r0], -r4, ror #4 │ │ │ │ @ instruction: 0xf79c2500 │ │ │ │ - @ instruction: 0xf888eae6 │ │ │ │ + @ instruction: 0xf888eb1e │ │ │ │ @ instruction: 0xf03a5064 │ │ │ │ @ instruction: 0xf8dffa25 │ │ │ │ andls r3, r8, r8, ror #15 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0001c58 │ │ │ │ stccs 2, cr8, [r0], {47} @ 0x2f │ │ │ │ rscshi pc, pc, #0 │ │ │ │ strcs r6, [r1, -r1, lsr #20] │ │ │ │ @ instruction: 0xf04f9a05 │ │ │ │ stmdals r9, {r8, r9, fp} │ │ │ │ andeq pc, r1, #130 @ 0x82 │ │ │ │ - blne 1619b1c <__read_chk@plt+0x15b4748> │ │ │ │ + blne 1619aac <__read_chk@plt+0x15b46d8> │ │ │ │ vqdmulh.s d15, d3, d5 │ │ │ │ vrshr.s64 d20, d1, #64 │ │ │ │ @ instruction: 0xf8df8171 │ │ │ │ - bge 1a96a04 <__read_chk@plt+0x1a31630> │ │ │ │ + bge 1a96994 <__read_chk@plt+0x1a315c0> │ │ │ │ ldrbmi r9, [sl], sl, lsl #14 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ @ instruction: 0x460f8018 │ │ │ │ andls r4, r7, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0x462ae055 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf990f0c2 │ │ │ │ @@ -101853,35 +101825,35 @@ │ │ │ │ teqcs r2, #87031808 @ 0x5300000 │ │ │ │ ldrtmi r9, [r1], -r4, lsl #16 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ strls r0, [r0, #-768] @ 0xfffffd00 │ │ │ │ @ instruction: 0xf10abfc8 │ │ │ │ movwls r3, #11007 @ 0x2aff │ │ │ │ svclt 0x00d8462b │ │ │ │ - beq d44ca8 <__read_chk@plt+0xcdf8d4> │ │ │ │ + beq d44c38 <__read_chk@plt+0xcdf864> │ │ │ │ cdp2 0, 5, cr15, cr0, cr2, {6} │ │ │ │ lslslt r4, r2, #12 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ cmpppl r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, fp, r1, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle ip, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r1, r8 @ │ │ │ │ strle r0, [r8], #-1625 @ 0xfffff9a7 │ │ │ │ ldrdcc pc, [r0], #128 @ 0x80 │ │ │ │ - blvs fe7b5044 <__read_chk@plt+0xfe74fc70> │ │ │ │ + blvs fe7b4fd4 <__read_chk@plt+0xfe74fc00> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ vhsub.s8 d24, d0, d4 │ │ │ │ stmdals r7, {r0, r2, r4, r5, r6, r7, r8, ip} │ │ │ │ @ instruction: 0xf0be462b │ │ │ │ stmdbls r6, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf952f102 │ │ │ │ - blls 235158 <__read_chk@plt+0x1cfd84> │ │ │ │ - bleq 144fe8 <__read_chk@plt+0xdfc14> │ │ │ │ + blls 2350e8 <__read_chk@plt+0x1cfd14> │ │ │ │ + bleq 144f78 <__read_chk@plt+0xdfba4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #4770 @ 0x12a2 │ │ │ │ movwls r4, #1578 @ 0x62a │ │ │ │ movwcs r4, #17953 @ 0x4621 │ │ │ │ @ instruction: 0xf0a44630 │ │ │ │ @ instruction: 0xf8d8fce7 │ │ │ │ ldrmi r3, [sp], #-4 │ │ │ │ @@ -101894,141 +101866,141 @@ │ │ │ │ adcle r0, r0, r8, lsl #6 │ │ │ │ usatcc pc, #4, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8dd4639 │ │ │ │ ldrbtmi r8, [fp], #-24 @ 0xffffffe8 │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, sl, fp, ip, pc}^ │ │ │ │ vqdmulh.s d15, d5, d3 │ │ │ │ vrshr.s64 d20, d1, #64 │ │ │ │ - blls 228ff4 <__read_chk@plt+0x1c3c20> │ │ │ │ + blls 228f84 <__read_chk@plt+0x1c3bb0> │ │ │ │ movweq lr, #47699 @ 0xba53 │ │ │ │ @ instruction: 0x81a7f000 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, sp, r3, r8 @ │ │ │ │ @ instruction: 0xf1000719 │ │ │ │ - blls 2291b0 <__read_chk@plt+0x1c3ddc> │ │ │ │ + blls 229140 <__read_chk@plt+0x1c3d6c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1bb81e0 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df82a8 │ │ │ │ andcs r1, r5, #164, 12 @ 0xa400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0032f79b │ │ │ │ + svc 0x006af79b │ │ │ │ ldrbmi r4, [r8], -r4, lsl #12 │ │ │ │ ldc2 1, cr15, [r6, #-12] │ │ │ │ andls r4, r0, r3, lsr #12 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ @ instruction: 0xf0f92004 │ │ │ │ - blls 3078d4 <__read_chk@plt+0x2a2500> │ │ │ │ + blls 307864 <__read_chk@plt+0x2a2490> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf03aaee0 │ │ │ │ ldrb pc, [ip], pc, lsl #19 @ │ │ │ │ @ instruction: 0x3674f8df │ │ │ │ ldrbtmi r4, [fp], #-1593 @ 0xfffff9c7 │ │ │ │ movwcs r6, #2328 @ 0x918 │ │ │ │ @ instruction: 0xf0a9461a │ │ │ │ @ instruction: 0x4601fd39 │ │ │ │ subsle r2, r5, r0, lsl #16 │ │ │ │ ldrtmi r2, [r8], -r4, ror #4 │ │ │ │ - b 506afc <__read_chk@plt+0x4a1728> │ │ │ │ + b 1306a8c <__read_chk@plt+0x12a16b8> │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ ldr r3, [r7], -r4, rrx │ │ │ │ @ instruction: 0x1650f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - tstcs r0, r6, lsl #30 │ │ │ │ + tstcs r0, lr, lsr pc │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf03a2004 │ │ │ │ tstpcs r1, r7, ror #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0a44620 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ teqphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0cf4630 │ │ │ │ stmdbls r9, {r0, r1, r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 33791c <__read_chk@plt+0x2d2548> │ │ │ │ + blls 3378ac <__read_chk@plt+0x2d24d8> │ │ │ │ @ instruction: 0xf43f3301 │ │ │ │ strtmi sl, [r2], -sl, lsr #29 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ cdp2 0, 14, cr15, cr4, cr15, {6} │ │ │ │ smlatbcc r1, r3, r6, lr │ │ │ │ mrcge 4, 4, APSR_nzcv, cr12, cr15, {1} │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ cdp2 0, 13, cr15, cr12, cr15, {6} │ │ │ │ - bcs e2d78 <__read_chk@plt+0x7d9a4> │ │ │ │ + bcs e2d08 <__read_chk@plt+0x7d934> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr4, cr15, {1} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8526863 │ │ │ │ addmi r5, sp, #35 @ 0x23 │ │ │ │ mcrge 4, 4, pc, cr15, cr15, {1} @ │ │ │ │ andcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0cf4630 │ │ │ │ strtmi pc, [r9], -fp, asr #29 │ │ │ │ - bcs e2d9c <__read_chk@plt+0x7d9c8> │ │ │ │ + bcs e2d2c <__read_chk@plt+0x7d958> │ │ │ │ @ instruction: 0xe7e2d1f0 │ │ │ │ ldrbcc pc, [r0, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r4, [fp], #-1593 @ 0xfffff9c7 │ │ │ │ movwcs r6, #2328 @ 0x918 │ │ │ │ @ instruction: 0xf0a9461a │ │ │ │ strmi pc, [r1], -pc, asr #24 │ │ │ │ @ instruction: 0xd1a92800 │ │ │ │ @ instruction: 0xf11e2007 │ │ │ │ - strb pc, [r5, #3913] @ 0xf49 @ │ │ │ │ + strb pc, [r5, #3825] @ 0xef1 @ │ │ │ │ ldrne pc, [r4, #2271]! @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - @ instruction: 0x2100eeb4 │ │ │ │ + smlattcs r0, ip, lr, lr │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf03a2004 │ │ │ │ @ instruction: 0x2111fd95 │ │ │ │ @ instruction: 0xf0a44620 │ │ │ │ stmdacs r0, {r0, r2, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, r1, r0 │ │ │ │ andcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0cf4630 │ │ │ │ stmdbls r9, {r0, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 3379c0 <__read_chk@plt+0x2d25ec> │ │ │ │ + blls 337950 <__read_chk@plt+0x2d257c> │ │ │ │ @ instruction: 0xf43f3301 │ │ │ │ @ instruction: 0x4622ae58 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ cdp2 0, 11, cr15, cr10, cr15, {6} │ │ │ │ tstcc r1, r1, asr r6 │ │ │ │ mcrge 4, 2, pc, cr10, cr15, {1} @ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ cdp2 0, 11, cr15, cr2, cr15, {6} │ │ │ │ - bcs e2e1c <__read_chk@plt+0x7da48> │ │ │ │ + bcs e2dac <__read_chk@plt+0x7d9d8> │ │ │ │ mcrge 4, 2, pc, cr2, cr15, {1} @ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8526863 │ │ │ │ addmi r5, sp, #35 @ 0x23 │ │ │ │ mrcge 4, 1, APSR_nzcv, cr13, cr15, {1} │ │ │ │ andcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf0cf4630 │ │ │ │ strtmi pc, [r9], -r1, lsr #29 │ │ │ │ - bcs e2e40 <__read_chk@plt+0x7da6c> │ │ │ │ + bcs e2dd0 <__read_chk@plt+0x7d9fc> │ │ │ │ @ instruction: 0xe7e2d1f0 │ │ │ │ - blcs ef9d8 <__read_chk@plt+0x8a604> │ │ │ │ + blcs ef968 <__read_chk@plt+0x8a594> │ │ │ │ orrhi pc, pc, r0 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ @ instruction: 0xf8dfe57c │ │ │ │ ldrbtmi r2, [sl], #-1320 @ 0xfffffad8 │ │ │ │ subsmi r6, fp, #5439488 @ 0x530000 │ │ │ │ ldrb r6, [r5, #-83]! @ 0xffffffad │ │ │ │ strmi r2, [r5], -r1, lsl #6 │ │ │ │ strbt r9, [r9], -r5, lsl #6 │ │ │ │ - blx ff50524a <__read_chk@plt+0xff49fe76> │ │ │ │ + blx ff5051da <__read_chk@plt+0xff49fe06> │ │ │ │ ldrcc pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ andcs r4, r2, #4, 12 @ 0x400000 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ - blx 15051dc <__read_chk@plt+0x149fe08> │ │ │ │ + blx 150516c <__read_chk@plt+0x149fd98> │ │ │ │ svcls 0x000ae615 │ │ │ │ @ instruction: 0x8018f8dd │ │ │ │ - blx 1af22a <__read_chk@plt+0x149e56> │ │ │ │ - blx 145626 <__read_chk@plt+0xe0252> │ │ │ │ + blx 1af1ba <__read_chk@plt+0x149de6> │ │ │ │ + blx 1455b6 <__read_chk@plt+0xe01e2> │ │ │ │ addsmi pc, sl, #201326592 @ 0xc000000 │ │ │ │ sbchi pc, fp, r0, lsl #5 │ │ │ │ strbtpl pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf04fab67 │ │ │ │ stmib sp, {r9, fp}^ │ │ │ │ ldrbtmi r8, [sp], #-774 @ 0xfffffcfa │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ @@ -102041,125 +102013,125 @@ │ │ │ │ teqcs r2, #87031808 @ 0x5300000 │ │ │ │ ldrtmi r9, [r1], -r4, lsl #16 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ strls r0, [r0, -r0, lsl #6] │ │ │ │ @ instruction: 0xf10abfc8 │ │ │ │ movwls r3, #11007 @ 0x2aff │ │ │ │ svclt 0x00d8463b │ │ │ │ - beq d44f98 <__read_chk@plt+0xcdfbc4> │ │ │ │ + beq d44f28 <__read_chk@plt+0xcdfb54> │ │ │ │ ldc2l 0, cr15, [r8], {194} @ 0xc2 │ │ │ │ lslslt r4, r2, #12 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ cmpppl r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, fp, r1, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle ip, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r1, r8 @ │ │ │ │ strle r0, [r8], #-1627 @ 0xfffff9a5 │ │ │ │ ldrdcc pc, [r0], #128 @ 0x80 │ │ │ │ - blvs fe7b5334 <__read_chk@plt+0xfe74ff60> │ │ │ │ + blvs fe7b52c4 <__read_chk@plt+0xfe74fef0> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ vand q12, q0, q4 │ │ │ │ stmdals r7, {r0, r2, r4, r5, r6, r7, r8, ip} │ │ │ │ @ instruction: 0xf0be463b │ │ │ │ stmdbls r6, {r0, r1, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffdaf101 │ │ │ │ - blls 235428 <__read_chk@plt+0x1d0054> │ │ │ │ - bleq 1452d8 <__read_chk@plt+0xdff04> │ │ │ │ + blls 2353b8 <__read_chk@plt+0x1cffe4> │ │ │ │ + bleq 145268 <__read_chk@plt+0xdfe94> │ │ │ │ rsbsle r2, r8, r0, lsl #22 │ │ │ │ ldrtmi r2, [sl], -r1, lsl #6 │ │ │ │ strtmi r9, [r1], -r0, lsl #6 │ │ │ │ ldrtmi r2, [r0], -r4, lsl #6 │ │ │ │ - blx 1d05152 <__read_chk@plt+0x1c9fd7e> │ │ │ │ - ldrmi r6, [pc], #-2155 @ c8ec4 <__read_chk@plt+0x63af0> │ │ │ │ + blx 1d050e2 <__read_chk@plt+0x1c9fd0e> │ │ │ │ + ldrmi r6, [pc], #-2155 @ c8e54 <__read_chk@plt+0x63a80> │ │ │ │ vqdmulh.s d15, d3, d8 │ │ │ │ vqrdmulh.s d15, d3, d7 │ │ │ │ - ble 1ad991c <__read_chk@plt+0x1a74548> │ │ │ │ + ble 1ad98ac <__read_chk@plt+0x1a744d8> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, sp, r3, r8 @ │ │ │ │ movweq pc, #32787 @ 0x8013 @ │ │ │ │ ldmib sp, {r0, r5, r7, ip, lr, pc}^ │ │ │ │ - b 1596efc <__read_chk@plt+0x1531b28> │ │ │ │ + b 1596e8c <__read_chk@plt+0x1531ab8> │ │ │ │ eorsle r0, ip, fp, lsl #6 │ │ │ │ ldrne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - blls 244664 <__read_chk@plt+0x1df290> │ │ │ │ - blcs da710 <__read_chk@plt+0x7533c> │ │ │ │ + blls 2446d4 <__read_chk@plt+0x1df300> │ │ │ │ + blcs da6a0 <__read_chk@plt+0x752cc> │ │ │ │ orrhi pc, r6, r0 │ │ │ │ andcs r4, r5, #4177920 @ 0x3fc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [lr, #620] @ 0x26c │ │ │ │ + mcr 7, 0, pc, cr6, cr11, {4} @ │ │ │ │ strtmi r4, [r3], -r5, lsl #12 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ strls r2, [r0, #-4] │ │ │ │ @ instruction: 0xf9bcf0f9 │ │ │ │ ldmibmi r9!, {r0, r2, r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - @ instruction: 0xf0b6edc0 │ │ │ │ + @ instruction: 0xf0b6edf8 │ │ │ │ ldrb pc, [r8, #-3517]! @ 0xfffff243 @ │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ - bvs a34514 <__read_chk@plt+0x9cf140> │ │ │ │ + bvs a344a4 <__read_chk@plt+0x9cf0d0> │ │ │ │ movwcs lr, #2516 @ 0x9d4 │ │ │ │ stccs 5, cr14, [r0], {111} @ 0x6f │ │ │ │ - stclge 4, cr15, [pc, #-252]! @ c8e4c <__read_chk@plt+0x63a78> │ │ │ │ + stclge 4, cr15, [pc, #-252]! @ c8ddc <__read_chk@plt+0x63a08> │ │ │ │ ldmib r4, {r0, r2, r5, r9, fp, sp, lr}^ │ │ │ │ stccs 3, cr2, [r0, #-0] │ │ │ │ strcs fp, [r0, #-4052] @ 0xfffff02c │ │ │ │ strb r2, [r4, #-1281]! @ 0xfffffaff │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - bvs aa9258 <__read_chk@plt+0xa43e84> │ │ │ │ + bvs aa91e8 <__read_chk@plt+0xa43e14> │ │ │ │ strcs r4, [r2, #-1561] @ 0xfffff9e7 │ │ │ │ - bls 3426a0 <__read_chk@plt+0x2dd2cc> │ │ │ │ + bls 342630 <__read_chk@plt+0x2dd25c> │ │ │ │ strtmi r2, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0c14630 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9d066 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071f30fd │ │ │ │ msrhi CPSR_c, r0, lsl #2 │ │ │ │ andcs r4, r5, #224, 18 @ 0x380000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip, #620] @ 0x26c │ │ │ │ + stcl 7, cr15, [r4, #620] @ 0x26c │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ stc2l 0, cr15, [lr], #-232 @ 0xffffff18 │ │ │ │ @ instruction: 0xf8dde65d │ │ │ │ @ instruction: 0x463d8018 │ │ │ │ @ instruction: 0xf8d0e631 │ │ │ │ andls r0, fp, #188 @ 0xbc │ │ │ │ - blx f053a6 <__read_chk@plt+0xe9ffd2> │ │ │ │ + blx f05336 <__read_chk@plt+0xe9ff62> │ │ │ │ @ instruction: 0xb1b89a0b │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d3920b │ │ │ │ @ instruction: 0xf0fc00bc │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ cmnlt fp, fp, lsl #20 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx a853ca <__read_chk@plt+0xa1fff6> │ │ │ │ - bls 3a2fe8 <__read_chk@plt+0x33dc14> │ │ │ │ + blx a8535a <__read_chk@plt+0xa1ff86> │ │ │ │ + bls 3a2f78 <__read_chk@plt+0x33dba4> │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ svceq 0x0010f013 │ │ │ │ ldclge 4, cr15, [sp, #508] @ 0x1fc │ │ │ │ - blcs e3538 <__read_chk@plt+0x7e164> │ │ │ │ + blcs e34c8 <__read_chk@plt+0x7e0f4> │ │ │ │ sadd16mi fp, sl, r8 │ │ │ │ @ instruction: 0xf1bbe5d7 │ │ │ │ sbcle r0, r7, r0, lsl #30 │ │ │ │ andcs r4, r5, #3227648 @ 0x314000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r4, #-620] @ 0xfffffd94 │ │ │ │ + stc 7, cr15, [ip, #620] @ 0x26c │ │ │ │ stmdbls r9, {r0, r1, r6, r7, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [fp], #-1542 @ 0xfffff9fa │ │ │ │ - blx 22317e <__read_chk@plt+0x1bddaa> │ │ │ │ - blx 145822 <__read_chk@plt+0xe044e> │ │ │ │ + blx 22310e <__read_chk@plt+0x1bdd3a> │ │ │ │ + blx 1457b2 <__read_chk@plt+0xe03de> │ │ │ │ addsmi pc, sl, #201326592 @ 0xc000000 │ │ │ │ rscshi pc, sp, r0, asr #5 │ │ │ │ ldmmi lr!, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrbtmi r4, [r8], #-683 @ 0xfffffd55 │ │ │ │ andls sp, r0, r1, asr r0 │ │ │ │ andcs r4, r3, #53477376 @ 0x3300000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @@ -102174,124 +102146,124 @@ │ │ │ │ stmdals r4, {r0, r1, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf0c24622 │ │ │ │ @ instruction: 0x4605fbdb │ │ │ │ @ instruction: 0xf8d9b1b0 │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8c9df0 <__read_chk@plt+0x864a1c> │ │ │ │ + blcs 8c9d80 <__read_chk@plt+0x8649ac> │ │ │ │ @ instruction: 0xf892d10c │ │ │ │ @ instruction: 0x065e30fe │ │ │ │ @ instruction: 0xf8d1d408 │ │ │ │ smlawtlt fp, r0, r0, r3 │ │ │ │ - blcc 2a3ef0 <__read_chk@plt+0x23eb1c> │ │ │ │ + blcc 2a3e80 <__read_chk@plt+0x23eaac> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ sbchi pc, ip, r0 │ │ │ │ strtmi r9, [sl], -r9, lsl #22 │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ @ instruction: 0xf0bda867 │ │ │ │ strbmi pc, [r1], -r1, ror #30 @ │ │ │ │ cdp2 1, 13, cr15, cr12, cr1, {0} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, sp, r3, r8 @ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blcs e92d4 <__read_chk@plt+0x83f00> │ │ │ │ + blcs e9264 <__read_chk@plt+0x83e90> │ │ │ │ addhi pc, r7, r0, asr #32 │ │ │ │ andcs r4, r5, #2473984 @ 0x25c000 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ - ldcl 7, cr15, [r2], #620 @ 0x26c │ │ │ │ + stc 7, cr15, [sl, #-620]! @ 0xfffffd94 │ │ │ │ ldmibmi r5, {r1, r2, r9, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - stcls 12, cr14, [r9, #-944] @ 0xfffffc50 │ │ │ │ + stcls 13, cr14, [r9, #-144] @ 0xffffff70 │ │ │ │ ldrmi lr, [r9], -r5, lsr #15 │ │ │ │ strtmi r2, [r7], -r2, lsl #10 │ │ │ │ @ instruction: 0xf8d9e510 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, r5, #2, #26 │ │ │ │ - blmi fe3fe6c8 <__read_chk@plt+0xfe3992f4> │ │ │ │ + blmi fe3fe658 <__read_chk@plt+0xfe399284> │ │ │ │ ldmpl r3, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff9306 │ │ │ │ strtmi fp, [r5], -r3, ror #23 │ │ │ │ strtmi r2, [r1], -r1, lsl #14 │ │ │ │ - blmi fe302500 <__read_chk@plt+0xfe29d12c> │ │ │ │ + blmi fe302490 <__read_chk@plt+0xfe29d0bc> │ │ │ │ @ instruction: 0xf8dd4639 │ │ │ │ ldrbtmi r8, [fp], #-24 @ 0xffffffe8 │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, sl, fp, ip, pc}^ │ │ │ │ vqdmulh.s d15, d5, d3 │ │ │ │ - blle 1a59b60 <__read_chk@plt+0x19f478c> │ │ │ │ + blle 1a59af0 <__read_chk@plt+0x19f471c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, sp, r3, r8 @ │ │ │ │ @ instruction: 0xf57f071a │ │ │ │ ldmdbmi pc!, {r1, r5, r6, r8, r9, sl, fp, sp, pc}^ @ │ │ │ │ - ldclmi 2, cr2, [pc, #-20]! @ c9120 <__read_chk@plt+0x63d4c> │ │ │ │ + ldclmi 2, cr2, [pc, #-20]! @ c90b0 <__read_chk@plt+0x63cdc> │ │ │ │ ldrbtmi r9, [r9], #-2053 @ 0xfffff7fb │ │ │ │ - ldc 7, cr15, [r8], #620 @ 0x26c │ │ │ │ + ldcl 7, cr15, [r0], #620 @ 0x26c │ │ │ │ @ instruction: 0x4604447d │ │ │ │ @ instruction: 0xf8d0e6e7 │ │ │ │ andls r0, sl, #188 @ 0xbc │ │ │ │ - blx 1c0553c <__read_chk@plt+0x1ba0168> │ │ │ │ + blx 1c054cc <__read_chk@plt+0x1ba00f8> │ │ │ │ @ instruction: 0xb1b89a0a │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d3920a │ │ │ │ @ instruction: 0xf0fc00bc │ │ │ │ stmdavs r3, {r0, r1, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ cmnlt fp, sl, lsl #20 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx 1785560 <__read_chk@plt+0x172018c> │ │ │ │ - bls 363180 <__read_chk@plt+0x2fddac> │ │ │ │ + blx 17854f0 <__read_chk@plt+0x172011c> │ │ │ │ + bls 363110 <__read_chk@plt+0x2fdd3c> │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ svceq 0x0010f013 │ │ │ │ mcrge 4, 4, pc, cr9, cr15, {3} @ │ │ │ │ - blcs e36d0 <__read_chk@plt+0x7e2fc> │ │ │ │ + blcs e3660 <__read_chk@plt+0x7e28c> │ │ │ │ sadd16mi fp, sl, r8 │ │ │ │ smlabbcs r4, r3, r6, lr │ │ │ │ @ instruction: 0xf0a44620 │ │ │ │ stmdacs r0, {r0, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ ldclge 7, cr15, [r1, #-508] @ 0xfffffe04 │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ - blx 985430 <__read_chk@plt+0x92005c> │ │ │ │ + blx 9853c0 <__read_chk@plt+0x91ffec> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 1f46d0 <__read_chk@plt+0x18f2fc> │ │ │ │ + blls 1f4660 <__read_chk@plt+0x18f28c> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311ff893 │ │ │ │ @ instruction: 0xf57f069a │ │ │ │ stmdals r4, {r1, r6, r8, sl, fp, sp, pc} │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf0ba2304 │ │ │ │ ldr pc, [sl, #-3551]! @ 0xfffff221 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbmi sl, {r0, r1, r2, r3, r4, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ ldclmi 2, cr2, [sl, #-20] @ 0xffffffec │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [sl], #-620 @ 0xfffffd94 │ │ │ │ + stc 7, cr15, [r2], #620 @ 0x26c │ │ │ │ @ instruction: 0x4604447d │ │ │ │ - blmi 16c2c44 <__read_chk@plt+0x165d870> │ │ │ │ + blmi 16c2bd4 <__read_chk@plt+0x165d800> │ │ │ │ ldmpl r3, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff9306 │ │ │ │ - bls 337fa0 <__read_chk@plt+0x2d2bcc> │ │ │ │ + bls 337f30 <__read_chk@plt+0x2d2b5c> │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ vqrdmulh.s d15, d3, d7 │ │ │ │ @ instruction: 0xf73f429a │ │ │ │ @ instruction: 0xf8d9ae0b │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071b30fd │ │ │ │ mrcge 5, 3, APSR_nzcv, cr0, cr15, {1} │ │ │ │ @ instruction: 0xe6f3463d │ │ │ │ ldrbtmi r4, [sp], #-3403 @ 0xfffff2b5 │ │ │ │ stmdbmi fp, {r0, r2, r3, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf79b4479 │ │ │ │ - str lr, [r0, -r6, asr #24] │ │ │ │ + smlsdx r0, lr, ip, lr │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xf9fcf0fc │ │ │ │ @ instruction: 0xf8d9b198 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0fc00bc │ │ │ │ stmdavs r3, {r0, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9b15b │ │ │ │ @@ -102299,181 +102271,181 @@ │ │ │ │ @ instruction: 0xf0fc00bc │ │ │ │ stmdavs r3, {r0, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06d8 │ │ │ │ stmdbvs fp!, {r0, r1, r3, r4, r8, r9, sl, fp, sp, pc}^ │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xe715461d │ │ │ │ - bl fec070d0 <__read_chk@plt+0xfeba1cfc> │ │ │ │ - eorseq r6, r5, sl, ror r0 │ │ │ │ + bl ffa07060 <__read_chk@plt+0xff9a1c8c> │ │ │ │ + eorseq r6, r5, sl, ror #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r5, r8, rrx │ │ │ │ - eorseq r5, fp, sl, lsr r1 │ │ │ │ - eoreq r3, lr, r0, lsl #2 │ │ │ │ - @ instruction: 0x00194cd0 │ │ │ │ - @ instruction: 0x00194cda │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eoreq r3, lr, sl, lsl #1 │ │ │ │ - @ instruction: 0x00194cb8 │ │ │ │ + ldrsbteq r6, [r5], -r8 │ │ │ │ + eorseq r5, fp, sl, lsr #3 │ │ │ │ + eoreq r3, lr, r4 │ │ │ │ + andseq r4, r9, r4, ror #23 │ │ │ │ + andseq r4, r9, lr, ror #23 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eoreq r2, lr, lr, lsl #31 │ │ │ │ + andseq r4, r9, ip, asr #23 │ │ │ │ + mlaseq r7, r4, lr, sl │ │ │ │ + eoreq r2, lr, r2, ror #30 │ │ │ │ + eorseq sl, r7, r2, ror #28 │ │ │ │ + andseq ip, r8, r0, asr #1 │ │ │ │ + mulseq r9, r8, fp │ │ │ │ + eorseq r5, fp, r4, lsr #1 │ │ │ │ eorseq sl, r7, r4, lsr #28 │ │ │ │ - eoreq r3, lr, lr, asr r0 │ │ │ │ - ldrshteq sl, [r7], -r2 │ │ │ │ - andseq ip, r8, ip, lsr #3 │ │ │ │ - andseq r4, r9, r4, lsl #25 │ │ │ │ - eorseq r5, fp, r4, lsr r0 │ │ │ │ - ldrhteq sl, [r7], -r4 │ │ │ │ - ldrhteq sl, [r7], -sl │ │ │ │ - eoreq pc, r6, sl, lsl #10 │ │ │ │ - eorseq sl, r7, sl, lsl #27 │ │ │ │ - eorseq r5, r5, r6, asr lr │ │ │ │ - andseq r1, r8, r8, asr #15 │ │ │ │ - andseq r1, r8, sl, asr #15 │ │ │ │ - @ instruction: 0x001817d0 │ │ │ │ - mlaseq r7, ip, ip, sl │ │ │ │ - andseq r4, r9, r8, lsr fp │ │ │ │ - andseq r4, r9, r6, lsl #22 │ │ │ │ - ldrhteq r4, [fp], -ip │ │ │ │ - eorseq sl, r7, r8, lsl #24 │ │ │ │ - ldrsbteq sl, [r7], -r0 │ │ │ │ + eorseq sl, r7, sl, lsr #28 │ │ │ │ + eoreq pc, r6, lr, lsl r4 @ │ │ │ │ ldrshteq sl, [r7], -sl │ │ │ │ - @ instruction: 0x001949f2 │ │ │ │ - eorseq r4, fp, lr, ror #25 │ │ │ │ - andseq r4, r9, r4, asr #18 │ │ │ │ - eorseq r4, fp, r2, asr #24 │ │ │ │ - andseq r4, r9, r4, lsl #17 │ │ │ │ - eorseq sl, r7, sl, lsr #18 │ │ │ │ - andseq r4, r9, ip, ror #14 │ │ │ │ - ldrsbteq sl, [r7], -sl │ │ │ │ - andseq r4, r9, r8, lsl #14 │ │ │ │ - andseq r4, r9, r6, lsl #14 │ │ │ │ - mulseq sl, r8, fp │ │ │ │ - mulseq r8, r6, r5 │ │ │ │ - andseq r4, r9, r6, asr r6 │ │ │ │ - eorseq sl, r7, lr, ror #13 │ │ │ │ - eoreq r2, lr, lr, lsl r9 │ │ │ │ - mulseq r9, r2, r5 │ │ │ │ - @ instruction: 0x001945b4 │ │ │ │ + eorseq r5, r5, r6, asr #29 │ │ │ │ + andseq r1, r8, r0, lsl r7 │ │ │ │ + andseq r1, r8, r2, lsl r7 │ │ │ │ + andseq r1, r8, r8, lsl r7 │ │ │ │ + eorseq sl, r7, ip, lsl #26 │ │ │ │ + andseq r4, r9, ip, asr #20 │ │ │ │ + andseq r4, r9, sl, lsl sl │ │ │ │ + eorseq r4, fp, ip, lsr #30 │ │ │ │ + eorseq sl, r7, r8, ror ip │ │ │ │ + eorseq sl, r7, r0, asr #24 │ │ │ │ + eorseq sl, r7, sl, ror #22 │ │ │ │ + andseq r4, r9, r6, lsl #18 │ │ │ │ + eorseq r4, fp, lr, asr sp │ │ │ │ + andseq r4, r9, r8, asr r8 │ │ │ │ + ldrhteq r4, [fp], -r2 │ │ │ │ + mulseq r9, r8, r7 │ │ │ │ + mlaseq r7, sl, r9, sl │ │ │ │ + andseq r4, r9, r0, lsl #13 │ │ │ │ + eorseq sl, r7, sl, asr #18 │ │ │ │ + andseq r4, r9, ip, lsl r6 │ │ │ │ + andseq r4, r9, sl, lsl r6 │ │ │ │ + andseq r0, sl, ip, lsr #21 │ │ │ │ + @ instruction: 0x001814de │ │ │ │ + andseq r4, r9, sl, ror #10 │ │ │ │ + eorseq sl, r7, lr, asr r7 │ │ │ │ + eoreq r2, lr, r2, lsr #16 │ │ │ │ + andseq r4, r9, r6, lsr #9 │ │ │ │ + andseq r4, r9, r8, asr #9 │ │ │ │ andeq r0, r0, ip, ror pc │ │ │ │ - eorseq sl, r7, sl, ror #11 │ │ │ │ - andseq r4, r9, r6, asr #9 │ │ │ │ - eoreq r2, lr, r4, lsl #16 │ │ │ │ - andseq r4, r9, sl, lsr #8 │ │ │ │ - eoreq r2, lr, r8, ror #14 │ │ │ │ + eorseq sl, r7, sl, asr r6 │ │ │ │ + @ instruction: 0x001943da │ │ │ │ + eoreq r2, lr, r8, lsl #14 │ │ │ │ + andseq r4, r9, lr, lsr r3 │ │ │ │ + eoreq r2, lr, ip, ror #12 │ │ │ │ andeq r0, r0, r8, asr #23 │ │ │ │ - eoreq r2, lr, lr, lsr #14 │ │ │ │ - andseq r4, r9, r8, asr #8 │ │ │ │ + eoreq r2, lr, r2, lsr r6 │ │ │ │ + andseq r4, r9, ip, asr r3 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec20550 <__read_chk@plt+0xfebbb17c> │ │ │ │ + bl fec204e0 <__read_chk@plt+0xfebbb10c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r6], -r8, ror #31 │ │ │ │ @ instruction: 0xf06a460c │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrne 0, 3, sp, cr1, cr15, {2} │ │ │ │ stmdbcs r4, {r0, r2, r9, sl, lr} │ │ │ │ ldm pc, {r0, r1, r3, r4, r6, fp, ip, lr, pc}^ @ │ │ │ │ ldcmi 0, cr15, [ip], {1} │ │ │ │ andeq r3, r3, r2, lsr #18 │ │ │ │ streq pc, [ip, -r0, lsl #2] │ │ │ │ @ instruction: 0x46384631 │ │ │ │ streq pc, [ip], #-262 @ 0xfffffefa │ │ │ │ - mcr 7, 2, pc, cr8, cr11, {4} @ │ │ │ │ + mcr 7, 4, pc, cr0, cr11, {4} @ │ │ │ │ strtmi fp, [r1], -r8, asr #7 │ │ │ │ @ instruction: 0xf79b4638 │ │ │ │ - movlt lr, #68, 28 @ 0x440 │ │ │ │ + movlt lr, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr14, cr11, {4} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr6, cr11, {4} │ │ │ │ @ instruction: 0x4639b378 │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf11440f8 │ │ │ │ pop {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf10040f8 │ │ │ │ @ instruction: 0xf114010c │ │ │ │ @ instruction: 0xf106bfdd │ │ │ │ strtmi r0, [r1], -ip, lsl #8 │ │ │ │ - mcr 7, 1, pc, cr12, cr11, {4} @ │ │ │ │ + mcr 7, 3, pc, cr4, cr11, {4} @ │ │ │ │ ldrtmi fp, [r1], -r8, ror #3 │ │ │ │ @ instruction: 0xf79b4628 │ │ │ │ - biclt lr, r0, r8, lsr #28 │ │ │ │ + biclt lr, r0, r0, ror #28 │ │ │ │ @ instruction: 0xf1054621 │ │ │ │ @ instruction: 0xf79b000c │ │ │ │ - orrslt lr, r0, r2, lsr #28 │ │ │ │ + orrslt lr, r0, sl, asr lr │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ svclt 0x00c6f114 │ │ │ │ ldrtmi r3, [r1], -ip, lsl #10 │ │ │ │ @ instruction: 0xf1064628 │ │ │ │ @ instruction: 0xf79b040c │ │ │ │ - @ instruction: 0xb120ee14 │ │ │ │ + @ instruction: 0xb120ee4c │ │ │ │ strtmi r4, [r1], -r8, lsr #12 │ │ │ │ - mcr 7, 0, pc, cr14, cr11, {4} @ │ │ │ │ + mcr 7, 2, pc, cr6, cr11, {4} @ │ │ │ │ @ instruction: 0x4631b9d8 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf11440f8 │ │ │ │ @ instruction: 0xf106bfb3 │ │ │ │ strtmi r0, [r1], -ip, lsl #8 │ │ │ │ - mcr 7, 0, pc, cr2, cr11, {4} @ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr10, cr11, {4} │ │ │ │ rscsle r2, r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ - ldcl 7, cr15, [ip, #620]! @ 0x26c │ │ │ │ + mrc 7, 1, APSR_nzcv, cr4, cr11, {4} │ │ │ │ rscle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf106e7d8 │ │ │ │ ldrtmi r0, [r1], -ip, lsl #8 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf11440f8 │ │ │ │ qadd8mi fp, r9, sp │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf11440f8 │ │ │ │ svclt 0x0000bf97 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @ instruction: 0x03b8f8cc │ │ │ │ - bpl 20077d0 <__read_chk@plt+0x1fa23fc> │ │ │ │ + bpl 2007760 <__read_chk@plt+0x1fa238c> │ │ │ │ stcmi 6, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ - bmi 1f077d8 <__read_chk@plt+0x1ea2404> │ │ │ │ + bmi 1f07768 <__read_chk@plt+0x1ea2394> │ │ │ │ ldrbtmi r4, [sp], #-1689 @ 0xfffff967 │ │ │ │ pkhbtmi sl, r3, r6, lsl #22 │ │ │ │ sadd16mi sl, r8, r7 │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ ldcmi 8, cr15, [ip], {205} @ 0xcd │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf8df9206 │ │ │ │ movwls r2, #47712 @ 0xba60 │ │ │ │ - bcc 18077fc <__read_chk@plt+0x17a2428> │ │ │ │ + bcc 180778c <__read_chk@plt+0x17a23b8> │ │ │ │ tstls r9, sl, ror r4 │ │ │ │ andvs r2, r1, r0, lsl #2 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, sp, lr}^ │ │ │ │ mrrccs 8, 13, pc, r0, cr13 @ │ │ │ │ ldmdavs r9, {r0, r2, r9, ip, pc} │ │ │ │ @ instruction: 0xf5019307 │ │ │ │ @ instruction: 0xf8905040 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8c9e24 <__read_chk@plt+0x864a50> │ │ │ │ + bcs 8c9db4 <__read_chk@plt+0x8649e0> │ │ │ │ @ instruction: 0xf890d104 │ │ │ │ @ instruction: 0x065220fe │ │ │ │ msrhi SPSR_c, r0, asr #2 │ │ │ │ svceq 0x0000f1bb │ │ │ │ strbhi pc, [r6], #-0 @ │ │ │ │ ldmvs sl, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ addsmi r9, sl, #6144 @ 0x1800 │ │ │ │ bicshi pc, r7, r0 │ │ │ │ @ instruction: 0xf04f9b05 │ │ │ │ andcs r0, r0, #4096 @ 0x1000 │ │ │ │ stmib r3, {r3, r9, ip, pc}^ │ │ │ │ - blls 291cdc <__read_chk@plt+0x22c908> │ │ │ │ + blls 291c6c <__read_chk@plt+0x22c898> │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x06491117 │ │ │ │ @ instruction: 0xf892d404 │ │ │ │ @ instruction: 0x069220fc │ │ │ │ mvnhi pc, r0, asr #2 │ │ │ │ tstcs r0, r8, lsl lr │ │ │ │ @ instruction: 0xf6404630 │ │ │ │ @ instruction: 0xf79a32b9 │ │ │ │ - @ instruction: 0xf8dbefa0 │ │ │ │ + @ instruction: 0xf8dbefd8 │ │ │ │ ldrtmi r7, [r5], -r0 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf04f80a4 │ │ │ │ @ instruction: 0xf64032ff │ │ │ │ stmib sp, {r0, r1, r2, r4, r5, r7, fp, ip, sp}^ │ │ │ │ stmib sp, {r1, r3, r9, sp}^ │ │ │ │ @ instruction: 0xf6402a0c │ │ │ │ @@ -102490,118 +102462,118 @@ │ │ │ │ strbmi r1, [r2, #-2986] @ 0xfffff456 │ │ │ │ stmibvs r3!, {r4, sl, fp, ip, lr, pc} │ │ │ │ andeq lr, r2, #174080 @ 0x2a800 │ │ │ │ stmiavs r1!, {r3, r4, r5, r7, r9, fp, ip, sp, lr}^ │ │ │ │ andeq pc, r1, r0 │ │ │ │ orrcs pc, pc, #201326595 @ 0xc000003 │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ - blx 1a859c2 <__read_chk@plt+0x1a205ee> │ │ │ │ + blx 1a85952 <__read_chk@plt+0x1a2057e> │ │ │ │ strmi r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ ldmdavs sl!, {r3, r4, r5, r7, r8, r9, fp, ip, sp}^ │ │ │ │ subsle r4, r7, sl, asr #10 │ │ │ │ mcrrne 8, 13, pc, ip, cr13 @ │ │ │ │ @ instruction: 0xf000428a │ │ │ │ @ instruction: 0xf8dd80da │ │ │ │ addsmi r3, sl, #72, 24 @ 0x4800 │ │ │ │ rschi pc, r9, r0 │ │ │ │ - blcs e3678 <__read_chk@plt+0x7e2a4> │ │ │ │ - blne feb7d704 <__read_chk@plt+0xfeb18330> │ │ │ │ + blcs e3608 <__read_chk@plt+0x7e234> │ │ │ │ + blne feb7d694 <__read_chk@plt+0xfeb182c0> │ │ │ │ mrrcle 5, 4, r4, sl, cr2 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ svclt 0x0008429a │ │ │ │ adcsle r4, ip, r7, lsl r6 │ │ │ │ @ instruction: 0x461f687a │ │ │ │ adcsle r2, r8, r2, ror sl │ │ │ │ @ instruction: 0xf8052320 │ │ │ │ ldr r3, [r2, r1, lsl #22]! │ │ │ │ sbcsle r2, r9, r0, lsl #24 │ │ │ │ - blcs e3a44 <__read_chk@plt+0x7e670> │ │ │ │ + blcs e39d4 <__read_chk@plt+0x7e600> │ │ │ │ stmiavs r3!, {r6, r7, ip, lr, pc}^ │ │ │ │ ldrdcs pc, [ip], -fp │ │ │ │ andsvc r7, sl, r9, lsl r8 │ │ │ │ tstls ip, r8, lsl #22 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmvs ip!, {r0, r5, r6, r7, r8, pc}^ │ │ │ │ ldmvs ip!, {r0, r1, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ adcle r2, r3, r0, lsl #24 │ │ │ │ ldmdbhi sl!, {r0, r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0804291 │ │ │ │ @ instruction: 0xf1b98131 │ │ │ │ orrsle r0, lr, sp, lsr pc │ │ │ │ adcle r2, r6, r0, lsl #18 │ │ │ │ - blcs f0210 <__read_chk@plt+0x8ae3c> │ │ │ │ + blcs f01a0 <__read_chk@plt+0x8adcc> │ │ │ │ sbcshi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0xf0002901 │ │ │ │ stmiavs r3!, {r2, r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ andls r7, sl, #1703936 @ 0x1a0000 │ │ │ │ mrrccs 8, 13, pc, r8, cr13 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ subscs r8, r8, #-1073741782 @ 0xc000002a │ │ │ │ stmiavs r3!, {r1, r3, r4, ip, sp, lr}^ │ │ │ │ andls r7, fp, #5898240 @ 0x5a0000 │ │ │ │ mrrccs 8, 13, pc, r4, cr13 @ │ │ │ │ sbcsle r2, r8, r0, lsl #20 │ │ │ │ subsvc r2, sl, lr, lsr r2 │ │ │ │ @ instruction: 0xe78a68fc │ │ │ │ - blcs e3a14 <__read_chk@plt+0x7e640> │ │ │ │ + blcs e39a4 <__read_chk@plt+0x7e5d0> │ │ │ │ ldmdbvs sl, {r1, r2, r3, r5, r7, ip, lr, pc} │ │ │ │ adcle r2, fp, r0, lsl #20 │ │ │ │ - bcs 123998 <__read_chk@plt+0xbe5c4> │ │ │ │ + bcs 123928 <__read_chk@plt+0xbe554> │ │ │ │ mlaeq r8, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0007008 │ │ │ │ ldmvs fp, {r1, r3, r5, r7, pc}^ │ │ │ │ subsvc r9, sl, fp, lsl #20 │ │ │ │ - blcs e3734 <__read_chk@plt+0x7e360> │ │ │ │ + blcs e36c4 <__read_chk@plt+0x7e2f0> │ │ │ │ @ instruction: 0xf8ddd1a1 │ │ │ │ tstcs r0, r4, lsr r0 │ │ │ │ @ instruction: 0xf1ba7029 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ ldmib fp, {r1, r2, r5, r6, r7, pc}^ │ │ │ │ ldmib sp, {r0, r1, r9, ip}^ │ │ │ │ stmib r4, {r0, r2, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf8dd1301 │ │ │ │ rscvs r3, r2, r8, asr ip │ │ │ │ mrrccs 8, 13, pc, r4, cr13 @ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf89b7820 │ │ │ │ @ instruction: 0xf0021008 │ │ │ │ @ instruction: 0xf0200201 │ │ │ │ - b 1149690 <__read_chk@plt+0x10e42bc> │ │ │ │ + b 1149620 <__read_chk@plt+0x10e424c> │ │ │ │ movwmi r0, #8771 @ 0x2243 │ │ │ │ @ instruction: 0xf0117022 │ │ │ │ @ instruction: 0xf0000401 │ │ │ │ @ instruction: 0xf8dd8108 │ │ │ │ - blcs d87e8 <__read_chk@plt+0x73414> │ │ │ │ + blcs d8778 <__read_chk@plt+0x733a4> │ │ │ │ mrshi pc, CPSR @ │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 32390c <__read_chk@plt+0x2be538> │ │ │ │ + blls 32389c <__read_chk@plt+0x2be4c8> │ │ │ │ ldrmi r4, [r8], -r3, lsl #8 │ │ │ │ stmdacs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl ip │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbhi pc, [sl, #-64] @ 0xffffffc0 @ │ │ │ │ stcmi 6, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stccs 8, cr6, [r0], {252} @ 0xfc │ │ │ │ svcge 0x0046f43f │ │ │ │ str r6, [r3, r1, lsr #18] │ │ │ │ - blcs f0304 <__read_chk@plt+0x8af30> │ │ │ │ + blcs f0294 <__read_chk@plt+0x8aec0> │ │ │ │ rscshi pc, sp, #64 @ 0x40 │ │ │ │ stccs 8, cr6, [r0], {252} @ 0xfc │ │ │ │ svcge 0x003cf43f │ │ │ │ stmdbvs r2!, {r0, r1, r3, r4, r5, r8, fp, pc} │ │ │ │ @ instruction: 0xf4ff429a │ │ │ │ - blcs 135380 <__read_chk@plt+0xcffac> │ │ │ │ + blcs 135310 <__read_chk@plt+0xcff3c> │ │ │ │ ldrthi pc, [fp], #576 @ 0x240 @ │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ @ instruction: 0xf04f2b00 │ │ │ │ svclt 0x00140300 │ │ │ │ @ instruction: 0x2120212d │ │ │ │ ldrbpl r6, [r1], #2274 @ 0x8e2 │ │ │ │ ldmdbhi sl!, {r0, r8, r9, ip, sp} │ │ │ │ @@ -102624,87 +102596,87 @@ │ │ │ │ ldmvs fp!, {r1, r2, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbvs sl, {r0, r1, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs fp, {r0, r1, r2, r3, r8, r9, sl, fp, sp, pc}^ │ │ │ │ andsvc r9, sl, ip, lsl #20 │ │ │ │ @ instruction: 0xf8d1e70a │ │ │ │ - bcs d1a78 <__read_chk@plt+0x6c6a4> │ │ │ │ + bcs d1a08 <__read_chk@plt+0x6c634> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr10, cr15, {1} │ │ │ │ - bcc 2a45c8 <__read_chk@plt+0x23f1f4> │ │ │ │ + bcc 2a4558 <__read_chk@plt+0x23f184> │ │ │ │ movweq pc, #8242 @ 0x2032 @ │ │ │ │ bichi pc, r0, #0 │ │ │ │ svceq 0x0000f1bb │ │ │ │ mrcge 4, 4, APSR_nzcv, cr4, cr15, {3} │ │ │ │ ldmdavs fp, {r1, r3, r5, r6, r7, r8, r9, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbvs sl, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs fp, {r0, r1, r4, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ andsvc r9, sl, fp, lsl #20 │ │ │ │ - blls 2c3364 <__read_chk@plt+0x25df90> │ │ │ │ - bls 31b070 <__read_chk@plt+0x2b5c9c> │ │ │ │ + blls 2c32f4 <__read_chk@plt+0x25df20> │ │ │ │ + bls 31b000 <__read_chk@plt+0x2b5c2c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs fp, {r7, r9, ip, sp} │ │ │ │ movwls r1, #59603 @ 0xe8d3 │ │ │ │ mcrr2 1, 1, pc, r4, cr7 @ │ │ │ │ stmdals lr, {r0, r9, sl, lr} │ │ │ │ - stc2 1, cr15, [r6, #120]! @ 0x78 │ │ │ │ - blcs 123c5c <__read_chk@plt+0xbe888> │ │ │ │ + stc2l 1, cr15, [lr, #-120] @ 0xffffff88 │ │ │ │ + blcs 123bec <__read_chk@plt+0xbe818> │ │ │ │ rscshi pc, r9, r0 │ │ │ │ mrcge 6, 7, APSR_nzcv, cr11, cr15, {3} │ │ │ │ ldmdavc sl, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dd920a │ │ │ │ - bcs d4944 <__read_chk@plt+0x6f570> │ │ │ │ - strbhi pc, [pc], #64 @ c97e8 <__read_chk@plt+0x64414> @ │ │ │ │ + bcs d48d4 <__read_chk@plt+0x6f500> │ │ │ │ + strbhi pc, [pc], #64 @ c9778 <__read_chk@plt+0x643a4> @ │ │ │ │ mrrccs 8, 13, pc, r4, cr13 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 36aad8 <__read_chk@plt+0x305704> │ │ │ │ + bls 36aa68 <__read_chk@plt+0x305694> │ │ │ │ @ instruction: 0xf0402a20 │ │ │ │ eorcs r8, sp, #-1258291200 @ 0xb5000000 │ │ │ │ @ instruction: 0xf8dd701a │ │ │ │ stmiavs r3!, {r3, r4, r6, sl, fp, ip}^ │ │ │ │ @ instruction: 0xf11e7818 │ │ │ │ - stmiavs r3!, {r0, r1, r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiavs r3!, {r0, r1, r2, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ andls r2, sl, #32, 4 │ │ │ │ andls r7, fp, #5898240 @ 0x5a0000 │ │ │ │ subsvc r2, sl, lr, lsr r2 │ │ │ │ stmiavs r3!, {r8, sp}^ │ │ │ │ @ instruction: 0xf11e7858 │ │ │ │ - ldmvs ip!, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - blls 2c324c <__read_chk@plt+0x25de78> │ │ │ │ + ldmvs ip!, {r0, r1, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + blls 2c31dc <__read_chk@plt+0x25de08> │ │ │ │ ldmdavs r8, {r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf5009b09 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ stmvs r0, {r7, r9} │ │ │ │ - @ instruction: 0xf11e4418 │ │ │ │ - ldmib fp, {r0, r1, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf11d4418 │ │ │ │ + ldmib fp, {r0, r1, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ str r1, [ip, -r3, lsl #4] │ │ │ │ tstcc r1, r6, lsl #22 │ │ │ │ movwls r6, #10464 @ 0x28e0 │ │ │ │ @ instruction: 0x3694f8df │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl f876cc <__read_chk@plt+0xf222f8> │ │ │ │ + bl 1d8765c <__read_chk@plt+0x1d22288> │ │ │ │ stmiavs r1!, {r1, r3, r4, r5, r8, fp, pc}^ │ │ │ │ strpl r2, [fp], #768 @ 0x300 │ │ │ │ andne lr, r3, #212, 18 @ 0x350000 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r7, sl, ip, lr}^ │ │ │ │ @ instruction: 0xf8dbe656 │ │ │ │ - bcs d18b8 <__read_chk@plt+0x6c4e4> │ │ │ │ + bcs d1848 <__read_chk@plt+0x6c474> │ │ │ │ mcrge 4, 1, pc, cr4, cr15, {1} @ │ │ │ │ ldmvs r9, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf47f428a │ │ │ │ - blls 235104 <__read_chk@plt+0x1cfd30> │ │ │ │ + blls 235094 <__read_chk@plt+0x1cfcc0> │ │ │ │ @ instruction: 0xf8dd7819 │ │ │ │ @ instruction: 0xf0013c54 │ │ │ │ addsmi r0, r8, #1 │ │ │ │ - strthi pc, [pc], #-0 @ c9898 <__read_chk@plt+0x644c4> │ │ │ │ + strthi pc, [pc], #-0 @ c9828 <__read_chk@plt+0x64454> │ │ │ │ @ instruction: 0xf04f2301 │ │ │ │ movwls r0, #35328 @ 0x8a00 │ │ │ │ @ instruction: 0xf06ae617 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr3, cr15, {1} │ │ │ │ sbcsvs r9, ip, r5, lsl #22 │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ @@ -102718,45 +102690,45 @@ │ │ │ │ stmdavs sl!, {r2, r3, r6, sl, fp, ip, sp} │ │ │ │ svclt 0x00181a5b │ │ │ │ tstls r0, #67108864 @ 0x4000000 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addeq pc, r0, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0x2117f892 │ │ │ │ ldmibeq r3, {r7, fp, sp, lr}^ │ │ │ │ - blls 32e52c <__read_chk@plt+0x2c9158> │ │ │ │ + blls 32e4bc <__read_chk@plt+0x2c90e8> │ │ │ │ @ instruction: 0xf11e4418 │ │ │ │ - stmdavs sl!, {r0, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs sl!, {r0, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x211af892 │ │ │ │ @ instruction: 0xf1000753 │ │ │ │ - blls 4aa47c <__read_chk@plt+0x4450a8> │ │ │ │ + blls 4aa40c <__read_chk@plt+0x445038> │ │ │ │ andeq pc, r1, #131 @ 0x83 │ │ │ │ mcrrcc 8, 13, pc, ip, cr13 @ │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ @ instruction: 0xf8dd0201 │ │ │ │ - blcc d8a70 <__read_chk@plt+0x7369c> │ │ │ │ + blcc d8a00 <__read_chk@plt+0x7362c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - b 5ae558 <__read_chk@plt+0x549184> │ │ │ │ + b 5ae4e8 <__read_chk@plt+0x549114> │ │ │ │ @ instruction: 0xf0400502 │ │ │ │ stccs 3, cr8, [r0], {173} @ 0xad │ │ │ │ @ instruction: 0xf8dbd053 │ │ │ │ stmdacs r0, {r2} │ │ │ │ stmdavc r2, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ - bcs e854c <__read_chk@plt+0x83178> │ │ │ │ + bcs e84dc <__read_chk@plt+0x83108> │ │ │ │ @ instruction: 0xf114d049 │ │ │ │ stmdacs r0, {r0, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dbd045 │ │ │ │ strtmi r0, [r9], -r4 │ │ │ │ ldc2l 1, cr15, [r2, #-80] @ 0xffffffb0 │ │ │ │ ldrdcs pc, [r4], -fp │ │ │ │ eors r6, pc, sl, lsr r0 @ │ │ │ │ mrrccs 8, 13, pc, r4, cr13 @ │ │ │ │ - blx fed6fd90 <__read_chk@plt+0xfed0a9bc> │ │ │ │ + blx fed6fd20 <__read_chk@plt+0xfed0a94c> │ │ │ │ ldmdbeq r2, {r1, r7, r9, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00182920 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ eorcs r8, sp, #536870921 @ 0x20000009 │ │ │ │ @ instruction: 0x2120701a │ │ │ │ stmiavs r3!, {r1, r3, r8, ip, pc}^ │ │ │ │ @@ -102767,70 +102739,70 @@ │ │ │ │ ldmdavs fp, {r0, r3, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmne r3, {r0, r1, r3, r4, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf117930e │ │ │ │ @ instruction: 0x4601fb51 │ │ │ │ @ instruction: 0xf11e980e │ │ │ │ - stmiavs r3!, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiavs r3!, {r0, r1, r3, r4, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavc r8, {r8, sp} │ │ │ │ - @ instruction: 0xf906f11e │ │ │ │ + @ instruction: 0xf8aef11e │ │ │ │ eorcs r2, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xf902f11e │ │ │ │ + @ instruction: 0xf8aaf11e │ │ │ │ stmiavs r2!, {r0, r1, r9, sl, sp, lr, pc}^ │ │ │ │ movwls r7, #43027 @ 0xa813 │ │ │ │ mrrccc 8, 13, pc, r8, cr13 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cmpcs r8, #40, 6 @ 0xa0000000 │ │ │ │ - blls 3c26b4 <__read_chk@plt+0x35d2e0> │ │ │ │ + blls 3c2644 <__read_chk@plt+0x35d270> │ │ │ │ eorsvs r6, sl, sl, lsl r8 │ │ │ │ - beq 105b20 <__read_chk@plt+0xa074c> │ │ │ │ + beq 105ab0 <__read_chk@plt+0xa06dc> │ │ │ │ tstcs r0, r8, lsl lr │ │ │ │ @ instruction: 0xf6404630 │ │ │ │ @ instruction: 0xf79a32b9 │ │ │ │ - @ instruction: 0xf8dded24 │ │ │ │ - blcs d8b58 <__read_chk@plt+0x73784> │ │ │ │ + @ instruction: 0xf8dded5c │ │ │ │ + blcs d8ae8 <__read_chk@plt+0x73714> │ │ │ │ eorhi pc, r2, #64 @ 0x40 │ │ │ │ ldrdpl pc, [r0], -fp │ │ │ │ mrrcmi 8, 13, pc, r8, cr13 @ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf8dd80ef │ │ │ │ @ instruction: 0xf0843c58 │ │ │ │ @ instruction: 0xf04f0201 │ │ │ │ @ instruction: 0xf04f0800 │ │ │ │ - blcs d8e18 <__read_chk@plt+0x73a44> │ │ │ │ + blcs d8da8 <__read_chk@plt+0x739d4> │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ strbcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0x4c14e9cd │ │ │ │ ldrbtmi r4, [fp], #-1604 @ 0xfffff9bc │ │ │ │ @ instruction: 0xf8df930d │ │ │ │ @ instruction: 0xf8cd34b8 │ │ │ │ ldrbtmi r9, [fp], #-32 @ 0xffffffe0 │ │ │ │ stmdavs fp!, {r0, r1, r4, r8, r9, ip, pc}^ │ │ │ │ mcrrls 8, 13, pc, ip, cr13 @ │ │ │ │ andsls r2, r1, #62464 @ 0xf400 │ │ │ │ eorsgt pc, r8, sp, asr #17 │ │ │ │ subgt pc, r8, sp, asr #17 │ │ │ │ eorlt pc, r8, sp, asr #17 │ │ │ │ - bls 2fdc08 <__read_chk@plt+0x298834> │ │ │ │ + bls 2fdb98 <__read_chk@plt+0x2987c4> │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ ldrmi r8, [r9, #222] @ 0xde │ │ │ │ rschi pc, r4, r0 │ │ │ │ mcrrcs 8, 13, pc, r8, cr13 @ │ │ │ │ @ instruction: 0xf000429a │ │ │ │ @ instruction: 0xf04f8109 │ │ │ │ - blls 34c674 <__read_chk@plt+0x2e72a0> │ │ │ │ + blls 34c604 <__read_chk@plt+0x2e7230> │ │ │ │ adcmi r6, fp, #1769472 @ 0x1b0000 │ │ │ │ tstlt r4, sl │ │ │ │ - blcs 1d63c0c <__read_chk@plt+0x1cfe838> │ │ │ │ + blcs 1d63b9c <__read_chk@plt+0x1cfe7c8> │ │ │ │ @ instruction: 0xf1bad006 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmdals sp, {r2, r3, r8, pc} │ │ │ │ - @ instruction: 0xf8bef11f │ │ │ │ + @ instruction: 0xf866f11f │ │ │ │ stccs 8, cr6, [r0], {236} @ 0xec │ │ │ │ tstphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [r0], -r3, lsr #19 │ │ │ │ stmiavs r1!, {r1, r3, r5, r7, r9, fp, ip, sp, lr}^ │ │ │ │ andeq pc, r1, #2 │ │ │ │ orrcs pc, pc, #201326595 @ 0xc000003 │ │ │ │ @@ -102849,86 +102821,86 @@ │ │ │ │ subsle r4, lr, r3, lsr #5 │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ stmdbvs r3!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ subsle r2, r8, r4, lsl #22 │ │ │ │ smlatbcs r1, r0, r8, r6 │ │ │ │ stc2 1, cr15, [r4], {20} │ │ │ │ @ instruction: 0xf11f4630 │ │ │ │ - ldmdavs r8!, {r0, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r8!, {r0, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1142101 │ │ │ │ stmdavs r4!, {r0, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ bicle r2, r9, r0, lsl #24 │ │ │ │ - bls 2e3cb8 <__read_chk@plt+0x27e8e4> │ │ │ │ + bls 2e3c48 <__read_chk@plt+0x27e874> │ │ │ │ @ instruction: 0xd0514293 │ │ │ │ @ instruction: 0xf000454b │ │ │ │ @ instruction: 0xf8dd80a1 │ │ │ │ addsmi r2, sl, #72, 24 @ 0x4800 │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ strtmi r6, [ip], -fp, lsr #16 │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r9, sl, lr}^ │ │ │ │ orrsle r2, r2, sp, lsr fp │ │ │ │ ldrdhi pc, [ip], -r5 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d8d08d │ │ │ │ stmdbhi sl!, {r4, ip} │ │ │ │ @ instruction: 0xf0804291 │ │ │ │ - bls 2ea0dc <__read_chk@plt+0x284d08> │ │ │ │ + bls 2ea06c <__read_chk@plt+0x284c98> │ │ │ │ orrle r2, r8, sp, lsr sl │ │ │ │ addle r2, lr, r0, lsl #18 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ @ instruction: 0xf0002901 │ │ │ │ stmdbls pc, {r0, r2, r3, r5, r9, pc} @ │ │ │ │ andmi r9, sl, ip, lsl #20 │ │ │ │ stmdbcs r0, {r0, r4, r8, fp, ip, pc} │ │ │ │ subshi pc, r0, #0 │ │ │ │ andsvc r2, r9, r8, asr r1 │ │ │ │ - bleq 145cac <__read_chk@plt+0xe08d8> │ │ │ │ + bleq 145c3c <__read_chk@plt+0xe0868> │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ tstls lr, r9, asr r8 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bls 475968 <__read_chk@plt+0x410594> │ │ │ │ + bls 4758f8 <__read_chk@plt+0x410524> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ eorscs sl, lr, #472 @ 0x1d8 │ │ │ │ @ instruction: 0xe772705a │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ @ instruction: 0xf1bbb12b │ │ │ │ adcle r0, r6, r0, lsl #30 │ │ │ │ adcmi r6, r3, #15400960 @ 0xeb0000 │ │ │ │ @ instruction: 0xf1bad1a3 │ │ │ │ adcle r0, r7, r0, lsl #30 │ │ │ │ ldc2 0, cr15, [r8, #-424] @ 0xfffffe58 │ │ │ │ - @ instruction: 0xf11f4630 │ │ │ │ - @ instruction: 0xf06af82f │ │ │ │ + @ instruction: 0xf11e4630 │ │ │ │ + @ instruction: 0xf06affd7 │ │ │ │ @ instruction: 0xe7a2fd1b │ │ │ │ - blcs e3f64 <__read_chk@plt+0x7eb90> │ │ │ │ + blcs e3ef4 <__read_chk@plt+0x7eb20> │ │ │ │ ldmdbvs sl, {r1, r4, r5, r7, ip, lr, pc} │ │ │ │ adcle r2, pc, r0, lsl #20 │ │ │ │ - bcs 123f28 <__read_chk@plt+0xbeb54> │ │ │ │ + bcs 123eb8 <__read_chk@plt+0xbeae4> │ │ │ │ umaaleq pc, r8, sp, r8 @ │ │ │ │ @ instruction: 0xf0007008 │ │ │ │ ldmvs fp, {r0, r2, r3, r5, r6, r8, pc}^ │ │ │ │ - bls 45b484 <__read_chk@plt+0x3f60b0> │ │ │ │ + bls 45b414 <__read_chk@plt+0x3f6040> │ │ │ │ stmdavs fp!, {r1, r3, r4, r6, ip, sp, lr} │ │ │ │ @ instruction: 0xd1a52b00 │ │ │ │ @ instruction: 0xf8dd9c14 │ │ │ │ tstlt ip, r8, lsr #32 │ │ │ │ cdp2 0, 13, cr15, cr6, cr10, {3} │ │ │ │ ldmdavs sl!, {r0, r1, r3, sl, fp, ip, pc} │ │ │ │ - bcs e3c70 <__read_chk@plt+0x7e89c> │ │ │ │ + bcs e3c00 <__read_chk@plt+0x7e82c> │ │ │ │ addmi fp, r2, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf8dbd007 │ │ │ │ addmi r1, sl, #4 │ │ │ │ ldrtmi sp, [r8], -r3 │ │ │ │ - blx ff586056 <__read_chk@plt+0xff520c82> │ │ │ │ + blx ff585fe6 <__read_chk@plt+0xff520c12> │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ stcge 4, cr15, [r7, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf1142101 │ │ │ │ stmdals fp, {r0, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx ff30606a <__read_chk@plt+0xff2a0c96> │ │ │ │ + blx ff305ffa <__read_chk@plt+0xff2a0c26> │ │ │ │ @ instruction: 0xf8d5e51f │ │ │ │ @ instruction: 0xf1b8800c │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8d8af24 │ │ │ │ usada8 pc, r0, r0, r1 @ │ │ │ │ stmdbls ip, {r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f420a │ │ │ │ @@ -102937,242 +102909,242 @@ │ │ │ │ stmdbhi fp!, {r0, r1, r2, r3, r4, r9, pc} │ │ │ │ addsmi r6, sl, #163840 @ 0x28000 │ │ │ │ subhi pc, r3, #128 @ 0x80 │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf00042ab │ │ │ │ @ instruction: 0xf04f824e │ │ │ │ ldr r0, [r0, -r0, lsl #22] │ │ │ │ - blcs e4008 <__read_chk@plt+0x7ec34> │ │ │ │ + blcs e3f98 <__read_chk@plt+0x7ebc4> │ │ │ │ svcge 0x0060f43f │ │ │ │ ldmdbvs r9, {r1, r3, r5, r8, fp, pc} │ │ │ │ @ instruction: 0xf4ff4291 │ │ │ │ - bcs f59d8 <__read_chk@plt+0x90604> │ │ │ │ + bcs f5968 <__read_chk@plt+0x90594> │ │ │ │ svcge 0x0058f43f │ │ │ │ ldmvs sl, {r5, r8, sp}^ │ │ │ │ strcc r5, [r1], #-1297 @ 0xfffffaef │ │ │ │ adcmi r8, r2, #688128 @ 0xa8000 │ │ │ │ @ instruction: 0xe74fdcf9 │ │ │ │ - blcs e4030 <__read_chk@plt+0x7ec5c> │ │ │ │ + blcs e3fc0 <__read_chk@plt+0x7ebec> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr3, cr15, {1} │ │ │ │ - bcs e40f4 <__read_chk@plt+0x7ed20> │ │ │ │ + bcs e4084 <__read_chk@plt+0x7ecb0> │ │ │ │ mcrge 4, 7, pc, cr15, cr15, {1} @ │ │ │ │ @ instruction: 0xf04f68db │ │ │ │ - bls 34c898 <__read_chk@plt+0x2e74c4> │ │ │ │ + bls 34c828 <__read_chk@plt+0x2e7454> │ │ │ │ ldmvs r2, {r0, r3, r4, fp, ip, sp, lr}^ │ │ │ │ andsvc r9, sl, r5, lsl r1 │ │ │ │ @ instruction: 0xf06ae6e7 │ │ │ │ ldmdals r3, {r0, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffb0f11e │ │ │ │ + @ instruction: 0xff58f11e │ │ │ │ ldc2 0, cr15, [ip], {106} @ 0x6a │ │ │ │ stccs 8, cr6, [r0], {236} @ 0xec │ │ │ │ mrcge 4, 7, APSR_nzcv, cr0, cr15, {3} │ │ │ │ - bls 2e3e68 <__read_chk@plt+0x27ea94> │ │ │ │ + bls 2e3df8 <__read_chk@plt+0x27ea24> │ │ │ │ @ instruction: 0xf43f4293 │ │ │ │ strbmi sl, [fp, #-3887] @ 0xfffff0d1 │ │ │ │ svcge 0x0027f47f │ │ │ │ stmiavs fp!, {r1, r3, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbvs sl, {r0, r1, r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs fp, {r0, r1, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ andsvc r9, sl, r5, lsl sl │ │ │ │ - blls 2c395c <__read_chk@plt+0x25e588> │ │ │ │ + blls 2c38ec <__read_chk@plt+0x25e518> │ │ │ │ ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blls 323f64 <__read_chk@plt+0x2beb90> │ │ │ │ + blls 323ef4 <__read_chk@plt+0x2beb20> │ │ │ │ @ instruction: 0xf117441c │ │ │ │ strmi pc, [r1], -r9, lsr #19 │ │ │ │ @ instruction: 0xf11e4620 │ │ │ │ - ldmdbhi fp!, {r0, r1, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbhi fp!, {r0, r1, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdble r3, {r0, r8, r9, fp, sp} │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ strls r2, [lr, #-1024] @ 0xfffffc00 │ │ │ │ - blcs db5a8 <__read_chk@plt+0x761d4> │ │ │ │ + blcs db538 <__read_chk@plt+0x76164> │ │ │ │ @ instruction: 0x232dbf14 │ │ │ │ ldrmi r2, [ip], -r0, lsr #6 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ - @ instruction: 0xff52f11d │ │ │ │ + mrc2 1, 7, pc, cr10, cr13, {0} │ │ │ │ strcc r8, [r1, #-2363] @ 0xfffff6c5 │ │ │ │ adcmi r3, fp, #1024 @ 0x400 │ │ │ │ stcls 12, cr13, [lr, #-984] @ 0xfffffc28 │ │ │ │ mrrccc 8, 13, pc, r4, cr13 @ │ │ │ │ - blcs d2138 <__read_chk@plt+0x6cd64> │ │ │ │ + blcs d20c8 <__read_chk@plt+0x6ccf4> │ │ │ │ eorcs fp, r0, ip, lsl #30 │ │ │ │ @ instruction: 0xf11d203e │ │ │ │ - ldrb pc, [r1], #3907 @ 0xf43 @ │ │ │ │ + ldrb pc, [r1], #3819 @ 0xeeb @ │ │ │ │ ldrbtmi r4, [sp], #-3434 @ 0xfffff296 │ │ │ │ @ instruction: 0xf1189806 │ │ │ │ @ instruction: 0x4604fc1b │ │ │ │ @ instruction: 0xf1189809 │ │ │ │ - blmi 1ac8db4 <__read_chk@plt+0x1a639e0> │ │ │ │ + blmi 1ac8d44 <__read_chk@plt+0x1a63970> │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ ldrmi r4, [r1], -r1 │ │ │ │ @ instruction: 0x4610447b │ │ │ │ @ instruction: 0xf0f89500 │ │ │ │ - blls 2c8910 <__read_chk@plt+0x26353c> │ │ │ │ + blls 2c88a0 <__read_chk@plt+0x2634cc> │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8caafc <__read_chk@plt+0x865728> │ │ │ │ + blcs 8caa8c <__read_chk@plt+0x8656b8> │ │ │ │ @ instruction: 0xf891d125 │ │ │ │ @ instruction: 0x065c30fe │ │ │ │ @ instruction: 0xf8d2d421 │ │ │ │ mvnslt r3, r0, asr #1 │ │ │ │ - blcc 2a4bfc <__read_chk@plt+0x23f828> │ │ │ │ + blcc 2a4b8c <__read_chk@plt+0x23f7b8> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf8d2d119 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ orrlt pc, r8, r3, asr #24 │ │ │ │ stmdavs r3!, {r0, r1, r2, sl, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ ldc2 0, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ cmplt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xf8d36823 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ stmdavs r3, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strle r0, [r2], #-1752 @ 0xfffff928 │ │ │ │ ldrbtmi r4, [sl], #-2636 @ 0xfffff5b4 │ │ │ │ - bmi 1401dd0 <__read_chk@plt+0x139c9fc> │ │ │ │ + bmi 1401d60 <__read_chk@plt+0x139c98c> │ │ │ │ stmdbmi ip, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcls 0, cr2, [r9], {1} │ │ │ │ ldrbtmi r9, [r9], #-2822 @ 0xfffff4fa │ │ │ │ @ instruction: 0xf1199400 │ │ │ │ - ldrdcs pc, [r0], -r9 │ │ │ │ + andcs pc, r0, r1, lsl #17 │ │ │ │ stmiavs r3!, {r1, r2, r5, r6, sl, sp, lr, pc}^ │ │ │ │ andls r7, sl, #1703936 @ 0x1a0000 │ │ │ │ mrrccs 8, 13, pc, r8, cr13 @ │ │ │ │ teqle r7, r0, lsl #20 │ │ │ │ @ instruction: 0xf8dd9a0a │ │ │ │ - bcc 8d0f48 <__read_chk@plt+0x86bb74> │ │ │ │ + bcc 8d0ed8 <__read_chk@plt+0x86bb04> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ svclt 0x00082900 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 36a230 <__read_chk@plt+0x304e5c> │ │ │ │ + bls 36a1c0 <__read_chk@plt+0x304dec> │ │ │ │ eor r7, r9, sl, lsl r0 │ │ │ │ tstcc r1, r6, lsl #22 │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ - blmi f6ea24 <__read_chk@plt+0xf09650> │ │ │ │ + blmi f6e9b4 <__read_chk@plt+0xf095e0> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldmda r4, {r0, r1, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm ip, {r0, r1, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8892a │ │ │ │ movwcs r1, #12 │ │ │ │ ldmib r8, {r0, r1, r3, r7, sl, ip, lr}^ │ │ │ │ strpl r1, [fp], #515 @ 0x203 │ │ │ │ str r6, [sl], -fp, ror #16 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x2118f992 │ │ │ │ @ instruction: 0xf0400fd2 │ │ │ │ @ instruction: 0xf8db8133 │ │ │ │ ldrmi r5, [r4], -r0 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xe6c3add6 │ │ │ │ andsvc r2, sl, r8, asr r2 │ │ │ │ - blcs e3ef4 <__read_chk@plt+0x7eb20> │ │ │ │ - blge fed46f68 <__read_chk@plt+0xfece1b94> │ │ │ │ - bcs e42d8 <__read_chk@plt+0x7ef04> │ │ │ │ - blge fec46f70 <__read_chk@plt+0xfebe1b9c> │ │ │ │ + blcs e3e84 <__read_chk@plt+0x7eab0> │ │ │ │ + blge fed46ef8 <__read_chk@plt+0xfece1b24> │ │ │ │ + bcs e4268 <__read_chk@plt+0x7ee94> │ │ │ │ + blge fec46f00 <__read_chk@plt+0xfebe1b2c> │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dd920b │ │ │ │ tstlt sl, r4, asr ip │ │ │ │ andsvc r2, sl, lr, lsr r2 │ │ │ │ - blcs f0aa8 <__read_chk@plt+0x8b6d4> │ │ │ │ - blge fe946f88 <__read_chk@plt+0xfe8e1bb4> │ │ │ │ + blcs f0a38 <__read_chk@plt+0x8b664> │ │ │ │ + blge fe946f18 <__read_chk@plt+0xfe8e1b44> │ │ │ │ tstcs r0, r3, lsr #16 │ │ │ │ ldmdavc r8, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ - mrc2 1, 4, pc, cr8, cr13, {0} │ │ │ │ + mcr2 1, 2, pc, cr0, cr13, {0} @ │ │ │ │ @ instruction: 0xf7ff68fc │ │ │ │ - bls 378bd8 <__read_chk@plt+0x313804> │ │ │ │ + bls 378b68 <__read_chk@plt+0x313794> │ │ │ │ stmiavs r3!, {r1, r3, r4, ip, sp, lr}^ │ │ │ │ - bllt fee07ea4 <__read_chk@plt+0xfeda2ad0> │ │ │ │ - blcs e3f18 <__read_chk@plt+0x7eb44> │ │ │ │ + bllt fee07e34 <__read_chk@plt+0xfeda2a60> │ │ │ │ + blcs e3ea8 <__read_chk@plt+0x7ead4> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr8, cr15, {1} │ │ │ │ - bcs e431c <__read_chk@plt+0x7ef48> │ │ │ │ + bcs e42ac <__read_chk@plt+0x7eed8> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr4, cr15, {1} │ │ │ │ - bls 464228 <__read_chk@plt+0x3fee54> │ │ │ │ + bls 4641b8 <__read_chk@plt+0x3fede4> │ │ │ │ @ instruction: 0xe62f701a │ │ │ │ - mrc2 1, 6, pc, cr0, cr14, {0} │ │ │ │ + mrc2 1, 3, pc, cr8, cr14, {0} │ │ │ │ @ instruction: 0xf06ae51f │ │ │ │ - blls 3c9d18 <__read_chk@plt+0x364944> │ │ │ │ + blls 3c9ca8 <__read_chk@plt+0x3648d4> │ │ │ │ ldrbt r6, [ip], #24 │ │ │ │ - eorseq r5, r5, r6, lsr #8 │ │ │ │ + mlaseq r5, r6, r4, r5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r5, r4, lsl #8 │ │ │ │ + eorseq r5, r5, r4, ror r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r5, r5, ip, asr #3 │ │ │ │ - @ instruction: 0x00193ed8 │ │ │ │ - andseq sp, r8, r6, ror #10 │ │ │ │ - andseq sp, r8, sl, asr r5 │ │ │ │ - andseq r3, r9, lr, ror #18 │ │ │ │ - andseq r3, r9, r0, ror #18 │ │ │ │ - andseq r3, r9, r2, ror #17 │ │ │ │ - andseq r3, r9, r8, ror #17 │ │ │ │ - andseq r3, r9, lr, lsl r9 │ │ │ │ - andseq r3, r9, ip, lsl #18 │ │ │ │ + eorseq r5, r5, ip, lsr r2 │ │ │ │ + andseq r3, r9, ip, ror #27 │ │ │ │ + andseq sp, r8, sl, ror r4 │ │ │ │ + andseq sp, r8, lr, ror #8 │ │ │ │ + andseq r3, r9, r2, lsl #17 │ │ │ │ + andseq r3, r9, r4, ror r8 │ │ │ │ + @ instruction: 0x001937f6 │ │ │ │ + @ instruction: 0x001937fc │ │ │ │ + andseq r3, r9, r2, lsr r8 │ │ │ │ + andseq r3, r9, r0, lsr #16 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ - blx fe3862fe <__read_chk@plt+0xfe320f2a> │ │ │ │ + blx fe38628e <__read_chk@plt+0xfe320eba> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stcls 0, cr8, [r7], {169} @ 0xa9 │ │ │ │ @ instruction: 0xf8d26822 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ stmdavs r2, {r0, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdavs r2!, {r0, r1, r2, r3, r4, r7, pc} │ │ │ │ ldrsbteq pc, [ip], r2 @ │ │ │ │ - blx 1f06322 <__read_chk@plt+0x1ea0f4e> │ │ │ │ + blx 1f062b2 <__read_chk@plt+0x1ea0ede> │ │ │ │ @ instruction: 0xf8926802 │ │ │ │ ldrbeq r2, [r3], ip, rrx │ │ │ │ addshi pc, r4, r0, asr #2 │ │ │ │ svceq 0x0000f1bb │ │ │ │ - bge fef07144 <__read_chk@plt+0xfeea1d70> │ │ │ │ + bge fef070d4 <__read_chk@plt+0xfeea1d00> │ │ │ │ ldmdavs r9, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ @ instruction: 0xf47f2b20 │ │ │ │ @ instruction: 0xf892aef3 │ │ │ │ @ instruction: 0x065e30fe │ │ │ │ mcrge 5, 7, pc, cr14, cr15, {1} @ │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7b5b18 <__read_chk@plt+0xfe750744> │ │ │ │ + blvs fe7b5aa8 <__read_chk@plt+0xfe7506d4> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf47f0302 │ │ │ │ @ instruction: 0xf8d1aee3 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ orrslt pc, r0, pc, asr #22 │ │ │ │ stmdavs r3!, {r0, r1, r2, sl, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx 1306382 <__read_chk@plt+0x12a0fae> │ │ │ │ + blx 1306312 <__read_chk@plt+0x12a0f3e> │ │ │ │ cmplt r3, r3, lsl #16 │ │ │ │ @ instruction: 0xf8d36823 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ stmdavs r3, {r0, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06dd │ │ │ │ ldclmi 14, cr10, [r8, #-812]! @ 0xfffffcd4 │ │ │ │ uxtab16 r4, r9, sp, ror #8 │ │ │ │ andsls r7, r2, #1703936 @ 0x1a0000 │ │ │ │ - bcs f0800 <__read_chk@plt+0x8b42c> │ │ │ │ + bcs f0790 <__read_chk@plt+0x8b3bc> │ │ │ │ stmdbls pc, {r4, r6, r8, ip, lr, pc} @ │ │ │ │ andmi r9, sl, ip, lsl #20 │ │ │ │ stmdbcs r0!, {r1, r4, r8, fp, ip, pc} │ │ │ │ andcs fp, r0, #20, 30 @ 0x50 │ │ │ │ andeq pc, r1, #2 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf04f80ad │ │ │ │ @ instruction: 0xf8d80b00 │ │ │ │ - blcs d5fe0 <__read_chk@plt+0x70c0c> │ │ │ │ + blcs d5f70 <__read_chk@plt+0x70b9c> │ │ │ │ stclge 4, cr15, [r7, #-252] @ 0xffffff04 │ │ │ │ - bcs e4450 <__read_chk@plt+0x7f07c> │ │ │ │ + bcs e43e0 <__read_chk@plt+0x7f00c> │ │ │ │ stclge 4, cr15, [r3, #-252] @ 0xffffff04 │ │ │ │ stmdbls ip, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ ldmdavc sl, {r0, r1, r2, r3, fp, ip, pc} │ │ │ │ andls r4, lr, #268435456 @ 0x10000000 │ │ │ │ ldcge 4, cr15, [fp, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ eorscs sl, lr, #56, 26 @ 0xe00 │ │ │ │ @@ -103191,95 +103163,95 @@ │ │ │ │ svclt 0x00082800 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ svclt 0x00122b00 │ │ │ │ @ instruction: 0x232d460b │ │ │ │ tstls sl, r0, lsr #2 │ │ │ │ tstcs r0, r3, lsl r0 │ │ │ │ ldmdavc r8, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ - ldc2 1, cr15, [sl, #116]! @ 0x74 │ │ │ │ + stc2l 1, cr15, [r2, #-116]! @ 0xffffff8c │ │ │ │ ldmdavc fp, {r1, r2, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrdlt pc, [r4], #-141 @ 0xffffff73 │ │ │ │ str r9, [r8, #-782] @ 0xfffffcf2 │ │ │ │ pkhtbmi r2, fp, r8, asr #4 │ │ │ │ @ instruction: 0xe7b8701a │ │ │ │ svceq 0x0000f1bb │ │ │ │ svcge 0x006cf43f │ │ │ │ @ instruction: 0xb014f8db │ │ │ │ movwcs lr, #1892 @ 0x764 │ │ │ │ - bllt 1548078 <__read_chk@plt+0x14e2ca4> │ │ │ │ + bllt 1548008 <__read_chk@plt+0x14e2c34> │ │ │ │ ldmdavs r2, {r1, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f42aa │ │ │ │ ldr sl, [r8], -r6, ror #27 │ │ │ │ @ instruction: 0xf8dbb19c │ │ │ │ @ instruction: 0xb1200004 │ │ │ │ tstlt r2, r2, lsl #16 │ │ │ │ - bcs e8ca0 <__read_chk@plt+0x838cc> │ │ │ │ + bcs e8c30 <__read_chk@plt+0x8385c> │ │ │ │ @ instruction: 0xf069d14d │ │ │ │ @ instruction: 0x4601ff95 │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf114310c │ │ │ │ tstpcs r0, r1, ror #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1146038 │ │ │ │ @ instruction: 0xf04ff9a5 │ │ │ │ ldr r0, [r5], #2561 @ 0xa01 │ │ │ │ mrrc2 0, 6, pc, r0, cr10 @ │ │ │ │ ldrdpl pc, [r0], -fp │ │ │ │ svclt 0x00181e04 │ │ │ │ stccs 4, cr2, [r0, #-4] │ │ │ │ ldcge 4, cr15, [pc], {127} @ 0x7f │ │ │ │ - blcs 1436f4 <__read_chk@plt+0xde320> │ │ │ │ + blcs 143684 <__read_chk@plt+0xde2b0> │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorcs sp, sp, r7, lsl #18 │ │ │ │ ldrbpl r6, [r0], #2250 @ 0x8ca │ │ │ │ stmdbhi sl!, {r0, r8, r9, ip, sp} │ │ │ │ addsmi r3, sl, #4096 @ 0x1000 │ │ │ │ stmiavs sl, {r3, r4, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ ldrbpl r2, [r1], #318 @ 0x13e │ │ │ │ @ instruction: 0x460ce4bf │ │ │ │ - bleq 106230 <__read_chk@plt+0xa0e5c> │ │ │ │ + bleq 1061c0 <__read_chk@plt+0xa0dec> │ │ │ │ @ instruction: 0xf8dde4d0 │ │ │ │ vmov.i32 , #39167 @ 0x000098ff │ │ │ │ addsmi r0, r9, #64, 2 │ │ │ │ - blge ff387300 <__read_chk@plt+0xff321f2c> │ │ │ │ + blge ff387290 <__read_chk@plt+0xff321ebc> │ │ │ │ @ instruction: 0xf8db9b05 │ │ │ │ ldmdavs r9, {r2, r3}^ │ │ │ │ @ instruction: 0xf47f4288 │ │ │ │ @ instruction: 0xf7ffabc3 │ │ │ │ - blls 3b8ba8 <__read_chk@plt+0x3537d4> │ │ │ │ + blls 3b8b38 <__read_chk@plt+0x353764> │ │ │ │ eorsvs r6, sl, sl, lsl r8 │ │ │ │ eorcs lr, sp, #52690944 @ 0x3240000 │ │ │ │ @ instruction: 0xf8dd701a │ │ │ │ @ instruction: 0xf8d8b044 │ │ │ │ ldmdavc sl, {r2, r3, ip, sp}^ │ │ │ │ str r9, [r6, #-526]! @ 0xfffffdf2 │ │ │ │ andsvc r2, sl, sp, lsr #4 │ │ │ │ @ instruction: 0xf114e74f │ │ │ │ stmdacs r0, {r0, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - blls 2be3f4 <__read_chk@plt+0x259020> │ │ │ │ + blls 2be384 <__read_chk@plt+0x258fb0> │ │ │ │ ldrdeq pc, [r4], -fp │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ vshr.u64 , q12, #63 │ │ │ │ @ instruction: 0xf7ff01c2 │ │ │ │ strdcs pc, [r0, -r9] │ │ │ │ @ instruction: 0xf1146038 │ │ │ │ - ldrt pc, [pc], #-2383 @ ca160 <__read_chk@plt+0x64d8c> @ │ │ │ │ - stc 7, cr15, [ip], #-616 @ 0xfffffd98 │ │ │ │ + ldrt pc, [pc], #-2383 @ ca0f0 <__read_chk@plt+0x64d1c> @ │ │ │ │ + stcl 7, cr15, [r4], #-616 @ 0xfffffd98 │ │ │ │ andsvc r9, sl, sl, lsl #20 │ │ │ │ ldmdavc r8, {r0, r1, r5, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf11d2100 │ │ │ │ - stmiavs r3!, {r0, r1, r3, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiavs r3!, {r0, r1, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andls r7, fp, #5898240 @ 0x5a0000 │ │ │ │ mrrccs 8, 13, pc, r4, cr13 @ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf7ffaa26 │ │ │ │ subscs fp, r8, #72704 @ 0x11c00 │ │ │ │ stmiavs r3!, {r1, r3, r4, ip, sp, lr}^ │ │ │ │ svclt 0x0000e7ed │ │ │ │ - @ instruction: 0x001936f8 │ │ │ │ + andseq r3, r9, ip, lsl #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x4602b095 │ │ │ │ @ instruction: 0xf8df4616 │ │ │ │ strmi r3, [r8], r8, ror #15 │ │ │ │ @@ -103288,37 +103260,37 @@ │ │ │ │ ubfxcs pc, pc, #17, #1 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ strcs r4, [r0, #-2016] @ 0xfffff820 │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9313 │ │ │ │ ldrls r0, [r2, #-768] @ 0xfffffd00 │ │ │ │ - mrc2 1, 6, pc, cr12, cr8, {0} │ │ │ │ + mcr2 1, 4, pc, cr4, cr8, {0} @ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ bicshi pc, r4, #0 │ │ │ │ - bpl 11075fc <__read_chk@plt+0x10a2228> │ │ │ │ + bpl 110758c <__read_chk@plt+0x10a21b8> │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @ instruction: 0xf10006d9 │ │ │ │ @ instruction: 0xf8df825b │ │ │ │ @ instruction: 0xf8d837b4 │ │ │ │ stmiapl r6!, {r2, ip, lr}^ │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ tstpeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldmdavs r3, {r0, r4, r6, r7, fp, sp, lr} │ │ │ │ ldmvs r1, {r0, r1, r3, r4, r6, r9, fp, ip} │ │ │ │ - b 910b78 <__read_chk@plt+0x8ab7a4> │ │ │ │ + b 910b08 <__read_chk@plt+0x8ab734> │ │ │ │ adcmi r7, r9, #1073741880 @ 0x40000038 │ │ │ │ @ instruction: 0x4608d01b │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf108826d │ │ │ │ @ instruction: 0xf1200008 │ │ │ │ - @ instruction: 0xf8d8fb4b │ │ │ │ + @ instruction: 0xf8d8faf3 │ │ │ │ addsmi r3, sp, #4 │ │ │ │ movwcs sp, #2573 @ 0xa0d │ │ │ │ ldrdeq pc, [r8], -r8 │ │ │ │ strcc r0, [r1, #-297] @ 0xfffffed7 │ │ │ │ subpl r1, r3, r2, asr #16 │ │ │ │ addsvs r6, r3, r3, asr r0 │ │ │ │ @ instruction: 0xf8d860d3 │ │ │ │ @@ -103344,169 +103316,169 @@ │ │ │ │ @ instruction: 0xf0402a20 │ │ │ │ @ instruction: 0xf8938262 │ │ │ │ @ instruction: 0x065d30fe │ │ │ │ eorshi pc, r3, #64, 2 │ │ │ │ usatcs pc, #28, pc, asr #17 @ │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ ldrbtmi r1, [sl], #-417 @ 0xfffffe5f │ │ │ │ - blx ffa8678c <__read_chk@plt+0xffa213b8> │ │ │ │ + blx fe48671c <__read_chk@plt+0xfe421348> │ │ │ │ @ instruction: 0xf5016831 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8cac48 <__read_chk@plt+0x865874> │ │ │ │ + bcs 8cabd8 <__read_chk@plt+0x865804> │ │ │ │ @ instruction: 0xf893d12a │ │ │ │ @ instruction: 0x065b30fe │ │ │ │ @ instruction: 0xf8d1d477 │ │ │ │ - blcs d65d8 <__read_chk@plt+0x71204> │ │ │ │ - blvs fe7be4a8 <__read_chk@plt+0xfe7590d4> │ │ │ │ + blcs d6568 <__read_chk@plt+0x71194> │ │ │ │ + blvs fe7be438 <__read_chk@plt+0xfe759064> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ cmnle lr, r2, lsl #6 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xf99cf0fb │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdavs r3!, {r2, r6, r8, r9, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf994f0fb │ │ │ │ - blcs e430c <__read_chk@plt+0x7ef38> │ │ │ │ + blcs e429c <__read_chk@plt+0x7eec8> │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d36833 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ stmdavs r3, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf14006df │ │ │ │ ldmdavs r1!, {r4, r5, r8, r9, pc} │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ smlalscs pc, lr, r3, r8 @ │ │ │ │ strble r0, [ip], #-1621 @ 0xfffff9ab │ │ │ │ ldrdcs pc, [r0], #129 @ 0x81 │ │ │ │ suble r2, r8, r0, lsl #20 │ │ │ │ - bcc 2a517c <__read_chk@plt+0x23fda8> │ │ │ │ + bcc 2a510c <__read_chk@plt+0x23fd38> │ │ │ │ andeq pc, r2, #50 @ 0x32 │ │ │ │ @ instruction: 0xf893d143 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8cacc4 <__read_chk@plt+0x8658f0> │ │ │ │ + bcs 8cac54 <__read_chk@plt+0x865880> │ │ │ │ @ instruction: 0xf013d002 │ │ │ │ eorsle r0, sl, lr, lsl #30 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ @ instruction: 0xf968f0fb │ │ │ │ @ instruction: 0xf8d8b3a8 │ │ │ │ @ instruction: 0xf0fb0010 │ │ │ │ stmdavs r3, {r0, r1, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8b37b │ │ │ │ @ instruction: 0xf0fb0010 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strle r0, [r6, #-1752]! @ 0xfffff928 │ │ │ │ ldrdpl lr, [r0], -r8 │ │ │ │ svclt 0x00c82800 │ │ │ │ - bleq 1064bc <__read_chk@plt+0xa10e8> │ │ │ │ + bleq 10644c <__read_chk@plt+0xa1078> │ │ │ │ rscs sp, r3, #5632 @ 0x1600 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ strtmi r2, [sl], -r0, lsr #6 │ │ │ │ @ instruction: 0xff86f0a1 │ │ │ │ ldmib r8, {r3, r8, r9, ip, sp, pc}^ │ │ │ │ movwcs r1, #3 │ │ │ │ @ instruction: 0xf0c0462a │ │ │ │ stmdblt r8, {r0, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bleq 1467d0 <__read_chk@plt+0xe13fc> │ │ │ │ + bleq 146760 <__read_chk@plt+0xe138c> │ │ │ │ ldrdeq pc, [r4], -r8 │ │ │ │ strmi r3, [r3], -r1, lsl #10 │ │ │ │ ldcle 5, cr4, [r4, #-352] @ 0xfffffea0 │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ tstlt r1, fp, lsl #12 │ │ │ │ adcmi r6, fp, #45056 @ 0xb000 │ │ │ │ strmi sp, [r3], -r2, ror #21 │ │ │ │ @ instruction: 0xf8d8e00b │ │ │ │ strmi r0, [r5], -ip │ │ │ │ - bvs 2367cc <__read_chk@plt+0x1d13f8> │ │ │ │ + bvs 23675c <__read_chk@plt+0x1d1388> │ │ │ │ @ instruction: 0xf0a32111 │ │ │ │ - bl fea487f8 <__read_chk@plt+0xfe9e3424> │ │ │ │ + bl fea48788 <__read_chk@plt+0xfe9e33b4> │ │ │ │ @ instruction: 0xf8d80b00 │ │ │ │ @ instruction: 0xf8d83004 │ │ │ │ - blcs e63e0 <__read_chk@plt+0x8100c> │ │ │ │ + blcs e6370 <__read_chk@plt+0x80f9c> │ │ │ │ sbchi pc, r4, #64, 6 │ │ │ │ strbcc pc, [r4, #2271] @ 0x8df @ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmiapl r3!, {r0, r5, r6, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf04f9308 │ │ │ │ movwls r3, #29695 @ 0x73ff │ │ │ │ ldrcc pc, [r4, #2271]! @ 0x8df │ │ │ │ subgt pc, r4, sp, asr #17 │ │ │ │ tstls r0, #2063597568 @ 0x7b000000 │ │ │ │ svceq 0x0000f1bb │ │ │ │ svccs 0x0000bf18 │ │ │ │ strcs fp, [r1], #-4052 @ 0xfffff02c │ │ │ │ stcle 4, cr2, [r5, #-0] │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ - bvs 5b6864 <__read_chk@plt+0x551490> │ │ │ │ - ble 16daf0c <__read_chk@plt+0x1675b38> │ │ │ │ + bvs 5b67f4 <__read_chk@plt+0x551420> │ │ │ │ + ble 16dae9c <__read_chk@plt+0x1675ac8> │ │ │ │ ldrdne pc, [r8], -r8 │ │ │ │ andne lr, r9, #323584 @ 0x4f000 │ │ │ │ ldmvs r8, {r0, r1, r3, r7, fp, ip}^ │ │ │ │ andle r3, lr, r1 │ │ │ │ addeq pc, r0, #14286848 @ 0xda0000 │ │ │ │ stmvs r0, {r2, r3, r7, sl, fp, ip, lr} │ │ │ │ streq pc, [r3], #-36 @ 0xffffffdc │ │ │ │ smlabbcs r0, ip, r4, r5 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ stmib r3, {r3, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf11d1202 │ │ │ │ - @ instruction: 0xf1abfb6b │ │ │ │ - blx fedd7850 <__read_chk@plt+0xfed7247c> │ │ │ │ + @ instruction: 0xf1abfb13 │ │ │ │ + blx fedd77e0 <__read_chk@plt+0xfed7240c> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf044bfc8 │ │ │ │ ldmdblt ip!, {r0, sl} │ │ │ │ @ instruction: 0xf8d8e00e │ │ │ │ movwcs r0, #16 │ │ │ │ @ instruction: 0xf0c0463a │ │ │ │ teqplt r8, r7 @ @ p-variant is OBSOLETE │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ strmi r3, [fp], -r1, lsl #14 │ │ │ │ - bvs 3b6884 <__read_chk@plt+0x3514b0> │ │ │ │ - ble ffcdaf70 <__read_chk@plt+0xffc75b9c> │ │ │ │ + bvs 3b6814 <__read_chk@plt+0x351440> │ │ │ │ + ble ffcdaf00 <__read_chk@plt+0xffc75b2c> │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldcle 5, cr4, [r9], #300 @ 0x12c │ │ │ │ vhsub.s8 d18, d0, d0 │ │ │ │ ldrmi r1, [r0], -r1, lsr #3 │ │ │ │ - @ instruction: 0xf9f4f135 │ │ │ │ + @ instruction: 0xf99cf135 │ │ │ │ ldmdavs r8, {r3, r8, r9, fp, ip, pc} │ │ │ │ - mcr 7, 1, pc, cr4, cr10, {4} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr12, cr10, {4} │ │ │ │ strne pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - ldc2l 1, cr15, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + ldc2 1, cr15, [r8, #-96] @ 0xffffffa0 │ │ │ │ strcs pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ ldrbcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 5a4528 <__read_chk@plt+0x53f154> │ │ │ │ + blls 5a44b8 <__read_chk@plt+0x53f0e4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ stmdals r7, {r0, r1, r5, r6, r9, pc} │ │ │ │ pop {r0, r2, r4, ip, sp, pc} │ │ │ │ - blls 4ee494 <__read_chk@plt+0x4890c0> │ │ │ │ - blge 56464c <__read_chk@plt+0x4ff278> │ │ │ │ + blls 4ee424 <__read_chk@plt+0x489050> │ │ │ │ + blge 5645dc <__read_chk@plt+0x4ff208> │ │ │ │ ldrtmi r9, [fp], -r2, lsl #6 │ │ │ │ @ instruction: 0xf8d86868 │ │ │ │ andls r1, r1, r0, lsl r0 │ │ │ │ andls r6, r0, r8, lsr #16 │ │ │ │ @ instruction: 0xf0c1980f │ │ │ │ ldmdavs r2!, {r0, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf502900d │ │ │ │ svclt 0x00da5140 │ │ │ │ - ldrbtcc pc, [pc], #427 @ ca500 <__read_chk@plt+0x6512c> @ │ │ │ │ + ldrbtcc pc, [pc], #427 @ ca490 <__read_chk@plt+0x650bc> @ │ │ │ │ vst3.32 @ instruction: 0xf484fab4 │ │ │ │ - blcc c6934 <__read_chk@plt+0x61560> │ │ │ │ + blcc c68c4 <__read_chk@plt+0x614f0> │ │ │ │ smlalscc pc, fp, r1, r8 @ │ │ │ │ stmdbeq r4!, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle r3, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r1, r8 @ │ │ │ │ - strble r0, [pc, #-1627] @ c9ec5 <__read_chk@plt+0x64af1> │ │ │ │ + strble r0, [pc, #-1627] @ c9e55 <__read_chk@plt+0x64a81> │ │ │ │ @ instruction: 0xf8d8970e │ │ │ │ ldrtmi r3, [r9], -r8 │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ movwne lr, #39683 @ 0x9b03 │ │ │ │ @ instruction: 0xf8d8930c │ │ │ │ movwls r3, #36884 @ 0x9014 │ │ │ │ @ instruction: 0x301cf8d8 │ │ │ │ @@ -103517,57 +103489,57 @@ │ │ │ │ subpl pc, r0, #4194304 @ 0x400000 │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle ip, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ strle r0, [r8], #-1626 @ 0xfffff9a6 │ │ │ │ ldrdcc pc, [r0], #129 @ 0x81 │ │ │ │ - blvs fe7b6a18 <__read_chk@plt+0xfe751644> │ │ │ │ + blvs fe7b69a8 <__read_chk@plt+0xfe7515d4> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ ldmib r8, {r0, r1, r3, r4, r5, r8, pc}^ │ │ │ │ movwcs r1, #16387 @ 0x4003 │ │ │ │ @ instruction: 0xf0a1463a │ │ │ │ - blls 409fb8 <__read_chk@plt+0x3a4be4> │ │ │ │ + blls 409f48 <__read_chk@plt+0x3a4b74> │ │ │ │ movwls r4, #9801 @ 0x2649 │ │ │ │ movwls r9, #6923 @ 0x1b0b │ │ │ │ stmib sp, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ movwls r5, #3 │ │ │ │ andeq lr, sp, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xf7fe9b09 │ │ │ │ - blls 30a2e4 <__read_chk@plt+0x2a4f10> │ │ │ │ + blls 30a274 <__read_chk@plt+0x2a4ea0> │ │ │ │ ldmdavs r8, {r0, r2, r9, sl, lr} │ │ │ │ - stc 7, cr15, [r2, #616]! @ 0x268 │ │ │ │ + ldcl 7, cr15, [sl, #616] @ 0x268 │ │ │ │ svceq 0x00d39a07 │ │ │ │ svclt 0x000c2d00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs cb1bc <__read_chk@plt+0x65de8> │ │ │ │ + blcs cb14c <__read_chk@plt+0x65d78> │ │ │ │ qadd16mi fp, sl, r8 │ │ │ │ strb r9, [fp, -r7, lsl #4] │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ adcle r2, fp, r0, lsl #22 │ │ │ │ - blcc 2a5438 <__read_chk@plt+0x240064> │ │ │ │ + blcc 2a53c8 <__read_chk@plt+0x23fff4> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ msrhi CPSR_fsc, r0 │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ adcle r2, r1, r0, lsl #22 │ │ │ │ - blcc 2a544c <__read_chk@plt+0x240078> │ │ │ │ + blcc 2a53dc <__read_chk@plt+0x240008> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf8d2d19c │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ orrlt pc, r0, fp, lsl r8 @ │ │ │ │ @ instruction: 0xf8d36833 │ │ │ │ @ instruction: 0xf0fb00bc │ │ │ │ stmdavs r3, {r0, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r0, r1, r3, r6, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf80ef0fb │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [r9], ip, rrx │ │ │ │ - blls 53f82c <__read_chk@plt+0x4da458> │ │ │ │ + blls 53f7bc <__read_chk@plt+0x4da3e8> │ │ │ │ addle r2, r3, r0, lsl #22 │ │ │ │ ldmdavs fp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ str r9, [r0, lr, lsl #6] │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdavs fp, {r1, r3, r5, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -103584,15 +103556,15 @@ │ │ │ │ svccs 0x00001e65 │ │ │ │ stccs 15, cr11, [r0, #-800] @ 0xfffffce0 │ │ │ │ orrhi pc, r2, r0, asr #6 │ │ │ │ and r2, r1, r0, lsl #8 │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx ffe0697a <__read_chk@plt+0xffda15a6> │ │ │ │ + blx ffe0690a <__read_chk@plt+0xffda1536> │ │ │ │ svccc 0x0001b908 │ │ │ │ stccc 6, cr4, [r1, #-176] @ 0xffffff50 │ │ │ │ svclt 0x00182f00 │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf00042bb │ │ │ │ @ instruction: 0xf8d8816b │ │ │ │ @@ -103602,38 +103574,38 @@ │ │ │ │ @ instruction: 0xe7d433ff │ │ │ │ @ instruction: 0x20014bbf │ │ │ │ ldmdavs r3!, {r1, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - blx 1506b34 <__read_chk@plt+0x14a1760> │ │ │ │ + @ instruction: 0xf9f8f11d │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf108808e │ │ │ │ @ instruction: 0xf11f0008 │ │ │ │ - @ instruction: 0xf8c8fab3 │ │ │ │ + @ instruction: 0xf8c8fa5b │ │ │ │ @ instruction: 0xf8da5004 │ │ │ │ @ instruction: 0xf89a2280 │ │ │ │ vqadd.u32 , , q10 │ │ │ │ @ instruction: 0xf88a1304 │ │ │ │ ldmdavs r3, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ ldmvs r2, {r0, r4, r6, r7, fp, sp, lr} │ │ │ │ - bne fe79105c <__read_chk@plt+0xfe72bc88> │ │ │ │ + bne fe790fec <__read_chk@plt+0xfe72bc18> │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ - b 9b5db0 <__read_chk@plt+0x9509dc> │ │ │ │ + b 9b5d40 <__read_chk@plt+0x95096c> │ │ │ │ @ instruction: 0xf8c873e3 │ │ │ │ ldrmi r3, [r8], -r4 │ │ │ │ strcs r0, [r0, #-256] @ 0xffffff00 │ │ │ │ - ldc2 1, cr15, [r0], {31} │ │ │ │ + blx fef06b16 <__read_chk@plt+0xfeea1742> │ │ │ │ andeq pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf8d1e58f │ │ │ │ - blcs d6a14 <__read_chk@plt+0x71640> │ │ │ │ + blcs d69a4 <__read_chk@plt+0x715d0> │ │ │ │ stclge 4, cr15, [r8, #252] @ 0xfc │ │ │ │ - blcc 2a5588 <__read_chk@plt+0x2401b4> │ │ │ │ + blcc 2a5518 <__read_chk@plt+0x240144> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ stclge 4, cr15, [r2, #508] @ 0x1fc │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xff7cf0fa │ │ │ │ stmdacs r0, {r0, r4, r5, fp, sp, lr} │ │ │ │ stclge 4, cr15, [r3, #252] @ 0xfc │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @@ -103648,20 +103620,20 @@ │ │ │ │ @ instruction: 0xf5010f10 │ │ │ │ @ instruction: 0xf43f5340 │ │ │ │ @ instruction: 0xf893adae │ │ │ │ @ instruction: 0x065020fe │ │ │ │ ldcge 5, cr15, [lr, #252] @ 0xfc │ │ │ │ ldrdcs pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - blvs fe575ddc <__read_chk@plt+0xfe510a08> │ │ │ │ + blvs fe575d6c <__read_chk@plt+0xfe510998> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf47f0202 │ │ │ │ @ instruction: 0xf893ad93 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8cb10c <__read_chk@plt+0x865d38> │ │ │ │ + bcs 8cb09c <__read_chk@plt+0x865cc8> │ │ │ │ @ instruction: 0xf013d003 │ │ │ │ @ instruction: 0xf43f0f0e │ │ │ │ @ instruction: 0xf8d8ad89 │ │ │ │ @ instruction: 0xf0fa0010 │ │ │ │ cmnplt r8, r3, asr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ @ instruction: 0xff3ef0fa │ │ │ │ @@ -103700,15 +103672,15 @@ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ @ instruction: 0xf8d2e6a9 │ │ │ │ @ instruction: 0xf0fa00bc │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r1, r4, r6, ip, lr, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mrc2 0, 7, pc, cr0, cr10, {7} │ │ │ │ - blcs e4854 <__read_chk@plt+0x7f480> │ │ │ │ + blcs e47e4 <__read_chk@plt+0x7f410> │ │ │ │ ldmdavs r3!, {r1, r3, r6, ip, lr, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ mcr2 0, 7, pc, cr8, cr10, {7} @ │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [sp], ip, rrx │ │ │ │ ldmdavs r2!, {r6, r8, sl, ip, lr, pc} │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ @@ -103728,48 +103700,48 @@ │ │ │ │ tstlt r1, r8, lsl #12 │ │ │ │ adcsmi r6, r8, #8, 20 @ 0x8000 │ │ │ │ stccs 15, cr11, [r0, #-672] @ 0xfffffd60 │ │ │ │ @ instruction: 0xf8d8dd18 │ │ │ │ movwcs r0, #16 │ │ │ │ @ instruction: 0xf0c0463a │ │ │ │ @ instruction: 0xf8d8fad7 │ │ │ │ - bllt ece8e8 <__read_chk@plt+0xe69514> │ │ │ │ + bllt ece878 <__read_chk@plt+0xe694a4> │ │ │ │ teqlt r9, #1, 26 @ 0x40 │ │ │ │ cmplt r3, #720896 @ 0xb0000 │ │ │ │ ldrtmi r6, [ip], -sl, asr #16 │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ - ble a9b348 <__read_chk@plt+0xa35f74> │ │ │ │ + ble a9b2d8 <__read_chk@plt+0xa35f04> │ │ │ │ strcc r6, [r1, -r8, lsl #20] │ │ │ │ svclt 0x00a842b8 │ │ │ │ stclle 13, cr2, [r6] │ │ │ │ @ instruction: 0xf04fbb01 │ │ │ │ strd r3, [r3], -pc @ │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ adcsle r2, sl, r0, lsl #22 │ │ │ │ - bcs e4d54 <__read_chk@plt+0x7f980> │ │ │ │ - bvs 7bebcc <__read_chk@plt+0x7597f8> │ │ │ │ - blle feddb3e0 <__read_chk@plt+0xfed7600c> │ │ │ │ + bcs e4ce4 <__read_chk@plt+0x7f910> │ │ │ │ + bvs 7beb5c <__read_chk@plt+0x759788> │ │ │ │ + blle feddb370 <__read_chk@plt+0xfed75f9c> │ │ │ │ eorne pc, r7, r2, asr r8 @ │ │ │ │ adcsle r2, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ ldc2 1, cr15, [r8, #28]! │ │ │ │ @ instruction: 0xe7aa9011 │ │ │ │ strb r3, [r5, r1, lsl #14] │ │ │ │ - ble b91afc <__read_chk@plt+0xb2c728> │ │ │ │ + ble b91a8c <__read_chk@plt+0xb2c6b8> │ │ │ │ smladxcc r1, ip, r6, r4 │ │ │ │ ldrtmi lr, [ip], -r3, asr #15 │ │ │ │ - blle ff691b04 <__read_chk@plt+0xff62c730> │ │ │ │ - blcs e494c <__read_chk@plt+0x7f578> │ │ │ │ + blle ff691a94 <__read_chk@plt+0xff62c6c0> │ │ │ │ + blcs e48dc <__read_chk@plt+0x7f508> │ │ │ │ stmdavs sl, {r0, r1, r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ - ble 81b39c <__read_chk@plt+0x7b5fc8> │ │ │ │ + ble 81b32c <__read_chk@plt+0x7b5f58> │ │ │ │ and r1, r9, r5, ror #24 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx fe586c3c <__read_chk@plt+0xfe521868> │ │ │ │ + blx fe586bcc <__read_chk@plt+0xfe5217f8> │ │ │ │ ldrdne pc, [ip], -r8 │ │ │ │ strcc fp, [r1, #-344] @ 0xfffffea8 │ │ │ │ tstlt r1, fp, lsl #12 │ │ │ │ addsmi r6, sp, #45056 @ 0xb000 │ │ │ │ @ instruction: 0xf8d8ddf0 │ │ │ │ strtmi r5, [r7], -r4 │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ @@ -103782,67 +103754,67 @@ │ │ │ │ andls r3, r7, #-268435441 @ 0xf000000f │ │ │ │ movwls r5, #35043 @ 0x88e3 │ │ │ │ @ instruction: 0xf8d8e58a │ │ │ │ @ instruction: 0xf8d3300c │ │ │ │ @ instruction: 0xf8d8b068 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - str r9, [pc, #775] @ cac97 <__read_chk@plt+0x658c3> │ │ │ │ - ldmda r4, {r1, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + str r9, [pc, #775] @ cac27 <__read_chk@plt+0x65853> │ │ │ │ + stmda ip, {r1, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r3, r9, r8, ror r5 │ │ │ │ - eorseq r4, r5, r0, asr #13 │ │ │ │ - ldrhteq r4, [r5], -lr │ │ │ │ + andseq r3, r9, ip, lsl #9 │ │ │ │ + eorseq r4, r5, r0, lsr r7 │ │ │ │ + eorseq r4, r5, lr, lsr #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000025b7 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r3, fp, r0, ror #10 │ │ │ │ - mulseq r9, lr, r2 │ │ │ │ - eorseq r4, r5, ip, asr #7 │ │ │ │ + ldrsbteq r3, [fp], -r0 │ │ │ │ + @ instruction: 0x001931b2 │ │ │ │ + eorseq r4, r5, ip, lsr r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 5, cr15, cr8, cr12, {6} │ │ │ │ ldrmi fp, [fp], r1, ror #1 │ │ │ │ - blcc 1708d50 <__read_chk@plt+0x16a397c> │ │ │ │ + blcc 1708ce0 <__read_chk@plt+0x16a390c> │ │ │ │ @ instruction: 0xf5044604 │ │ │ │ stmib sp, {r6, sl, ip, lr}^ │ │ │ │ @ instruction: 0xf8df2111 │ │ │ │ andls r2, r9, r0, asr fp │ │ │ │ ldrbtmi r2, [sl], #-1 │ │ │ │ - blne 1308d68 <__read_chk@plt+0x12a3994> │ │ │ │ + blne 1308cf8 <__read_chk@plt+0x12a3924> │ │ │ │ ldrbtmi r9, [r9], #-3434 @ 0xfffff296 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f935f │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ ldrbtmi r3, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ @ instruction: 0xf1189315 │ │ │ │ - bge 6c951c <__read_chk@plt+0x664148> │ │ │ │ + bge 6c934c <__read_chk@plt+0x663f78> │ │ │ │ @ instruction: 0xf8df4611 │ │ │ │ andls r3, r7, #48, 22 @ 0xc000 │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf894600a │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8840220 │ │ │ │ andcs r2, r1, #244 @ 0xf4 │ │ │ │ stccs 0, cr6, [r0, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0x81b3f001 │ │ │ │ movwls r6, #27179 @ 0x6a2b │ │ │ │ eorcs sl, r8, #34816 @ 0x8800 │ │ │ │ tstcs r0, r8, lsl r6 │ │ │ │ movwls r4, #63006 @ 0xf61e │ │ │ │ - ldcl 7, cr15, [ip], #612 @ 0x264 │ │ │ │ - bcc 8dc0 │ │ │ │ + ldc 7, cr15, [r4, #-612]! @ 0xfffffd9c │ │ │ │ + bcc 8d50 │ │ │ │ ldrbtmi r9, [fp], #-1317 @ 0xfffffadb │ │ │ │ - bvs ffba2bc4 <__read_chk@plt+0xffb3d7f0> │ │ │ │ + bvs ffba2b54 <__read_chk@plt+0xffb3d780> │ │ │ │ @ instruction: 0x9322b103 │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf0a7b098 │ │ │ │ @ instruction: 0xf8dfff81 │ │ │ │ - bls 619600 <__read_chk@plt+0x5b422c> │ │ │ │ + bls 619590 <__read_chk@plt+0x5b41bc> │ │ │ │ orrsvc pc, r0, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf8df58d7 │ │ │ │ ldmpl r3, {r2, r3, r4, r6, r7, r9, fp, ip, sp}^ │ │ │ │ ldmdavs fp!, {r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf6439110 │ │ │ │ @ instruction: 0xf6c0011b │ │ │ │ @@ -103855,35 +103827,35 @@ │ │ │ │ movwvc lr, #18893 @ 0x49cd │ │ │ │ smlalscc pc, r5, r2, r8 @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ rscscc pc, r5, r2, lsl #17 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ cdpcc 1, 0, cr8, cr1, cr12, {3} │ │ │ │ ldrbhi pc, [fp], #0 @ │ │ │ │ - bls 4f16d0 <__read_chk@plt+0x48c2fc> │ │ │ │ - blls 224b18 <__read_chk@plt+0x1bf744> │ │ │ │ + bls 4f1660 <__read_chk@plt+0x48c28c> │ │ │ │ + blls 224aa8 <__read_chk@plt+0x1bf6d4> │ │ │ │ svclt 0x00084293 │ │ │ │ andle r2, r3, r0, lsl #2 │ │ │ │ svclt 0x00142b00 │ │ │ │ tstcs r1, r2, lsl #2 │ │ │ │ @ instruction: 0xf0cf2201 │ │ │ │ - blls 2c9e64 <__read_chk@plt+0x264a90> │ │ │ │ + blls 2c9df4 <__read_chk@plt+0x264a20> │ │ │ │ andcs r4, r0, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xf0a7601a │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmnphi r4, #0 @ p-variant is OBSOLETE │ │ │ │ - bls 252390 <__read_chk@plt+0x1ecfbc> │ │ │ │ + bls 252320 <__read_chk@plt+0x1ecf4c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svcvc 0x007af5b2 │ │ │ │ andcs fp, r0, #172, 30 @ 0x2b0 │ │ │ │ andeq pc, r1, #3 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bvs babbf4 <__read_chk@plt+0xb46820> │ │ │ │ + bvs babb84 <__read_chk@plt+0xb467b0> │ │ │ │ @ instruction: 0xf5b39306 │ │ │ │ - blle 3aa8ec <__read_chk@plt+0x345518> │ │ │ │ + blle 3aa87c <__read_chk@plt+0x3454a8> │ │ │ │ ldrbmi r2, [r8], -r2, lsl #2 │ │ │ │ @ instruction: 0xf8e2f0a8 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ movwls r6, #27179 @ 0x6a2b │ │ │ │ @ instruction: 0xf0a74658 │ │ │ │ @@ -103894,24 +103866,24 @@ │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840308 │ │ │ │ @ instruction: 0xf89430f4 │ │ │ │ @ instruction: 0x069a30f4 │ │ │ │ @ instruction: 0xf023bf42 │ │ │ │ @ instruction: 0xf043033c │ │ │ │ @ instruction: 0xf884031c │ │ │ │ - blls 1d6f20 <__read_chk@plt+0x171b4c> │ │ │ │ + blls 1d6eb0 <__read_chk@plt+0x171adc> │ │ │ │ @ instruction: 0xf5016819 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs 8cb8e0 <__read_chk@plt+0x86650c> │ │ │ │ + blcs 8cb870 <__read_chk@plt+0x86649c> │ │ │ │ @ instruction: 0xf892d10c │ │ │ │ @ instruction: 0x065f30fe │ │ │ │ @ instruction: 0xf8d1d408 │ │ │ │ smlawtlt fp, r0, r0, r3 │ │ │ │ - blcc 2a59e0 <__read_chk@plt+0x24060c> │ │ │ │ + blcc 2a5970 <__read_chk@plt+0x24059c> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ ldrhi pc, [fp, #-0]! │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ ldc2 0, cr15, [r0, #-648]! @ 0xfffffd78 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf04f83cc │ │ │ │ tstcs r1, r2, lsl #18 │ │ │ │ @@ -103925,45 +103897,45 @@ │ │ │ │ movweq pc, #49187 @ 0xc023 @ │ │ │ │ eorsls pc, r4, sp, asr #17 │ │ │ │ movweq pc, #49219 @ 0xc043 @ │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf1000719 │ │ │ │ ldrhlt r8, [r5, #-60] @ 0xffffffc4 │ │ │ │ - blcs e5478 <__read_chk@plt+0x800a4> │ │ │ │ + blcs e5408 <__read_chk@plt+0x80034> │ │ │ │ @ instruction: 0xf03fdd07 │ │ │ │ @ instruction: 0xf040ff85 │ │ │ │ - blx fed08ddc <__read_chk@plt+0xfeca3a08> │ │ │ │ + blx fed08d6c <__read_chk@plt+0xfeca3998> │ │ │ │ ldmdbeq fp, {r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df930c │ │ │ │ - bls 499194 <__read_chk@plt+0x433dc0> │ │ │ │ + bls 499124 <__read_chk@plt+0x433d50> │ │ │ │ stmdals r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ subsvs r4, sl, r1, lsl r6 │ │ │ │ - blx ff588bec <__read_chk@plt+0xff523818> │ │ │ │ + blx ff588b7c <__read_chk@plt+0xff5237a8> │ │ │ │ @ instruction: 0x311df894 │ │ │ │ @ instruction: 0xf0134680 │ │ │ │ @ instruction: 0xf0400340 │ │ │ │ movwls r8, #41861 @ 0xa385 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ ldmvs fp, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ stmdaeq r3, {r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b04 │ │ │ │ ldmdavs fp, {r6, r8, fp, sp} │ │ │ │ addsvs r4, sl, sl, ror r4 │ │ │ │ - blcs f184c <__read_chk@plt+0x8c478> │ │ │ │ + blcs f17dc <__read_chk@plt+0x8c408> │ │ │ │ orrhi pc, ip, #64 @ 0x40 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf140075a │ │ │ │ @ instruction: 0xf89482b6 │ │ │ │ @ instruction: 0xf01aa100 │ │ │ │ @ instruction: 0xf0400a02 │ │ │ │ cdpcs 2, 0, cr8, cr0, cr12, {5} │ │ │ │ strthi pc, [r2], #64 @ 0x40 │ │ │ │ ldrbmi r2, [sl], -r4, lsl #6 │ │ │ │ - blge 66f84c <__read_chk@plt+0x60a478> │ │ │ │ + blge 66f7dc <__read_chk@plt+0x60a408> │ │ │ │ @ instruction: 0x1011e9dd │ │ │ │ @ instruction: 0xf8cd9301 │ │ │ │ strtmi r9, [fp], -r0 │ │ │ │ ldc2 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ vhadd.u32 d25, d6, d11 │ │ │ │ @ instruction: 0xf8840382 │ │ │ │ @@ -103974,38 +103946,38 @@ │ │ │ │ ldc2l 0, cr15, [ip, #228] @ 0xe4 │ │ │ │ @ instruction: 0x011df894 │ │ │ │ bicsvc lr, r8, #323584 @ 0x4f000 │ │ │ │ addne pc, r0, #212, 16 @ 0xd40000 │ │ │ │ orrsne lr, r0, #77824 @ 0x13000 │ │ │ │ svclt 0x0018680a │ │ │ │ stmdbls sl, {r0, r1, r3, r6, r7, fp, sp, lr} │ │ │ │ - bl fe97a8f0 <__read_chk@plt+0xfe91551c> │ │ │ │ - bcc 10cca0 <__read_chk@plt+0xa78cc> │ │ │ │ + bl fe97a880 <__read_chk@plt+0xfe9154ac> │ │ │ │ + bcc 10cc30 <__read_chk@plt+0xa785c> │ │ │ │ rscvc lr, r8, r8, lsr #20 │ │ │ │ svclt 0x00a84290 │ │ │ │ @ instruction: 0xf11d4610 │ │ │ │ - @ instruction: 0xf04ffb3b │ │ │ │ + @ instruction: 0xf04ffae3 │ │ │ │ @ instruction: 0x461132ff │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ vaddl.s8 , d20, d5 │ │ │ │ movwls r0, #0 │ │ │ │ @ instruction: 0xf05c2305 │ │ │ │ - blls 209998 <__read_chk@plt+0x1a45c4> │ │ │ │ + blls 209928 <__read_chk@plt+0x1a4554> │ │ │ │ addgt pc, r0, #212, 16 @ 0xd40000 │ │ │ │ stmdals r8, {r9, sp} │ │ │ │ @ instruction: 0xf8dc681b │ │ │ │ @ instruction: 0xf5037004 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmib r3, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf8dc1e02 │ │ │ │ @ instruction: 0xf10e3000 │ │ │ │ strls r0, [r0, -r1, lsl #28] │ │ │ │ movweq lr, #60323 @ 0xeba3 │ │ │ │ - blx 986e5c <__read_chk@plt+0x921a88> │ │ │ │ - stc2 1, cr15, [r6], {26} │ │ │ │ + blx 986dec <__read_chk@plt+0x921a18> │ │ │ │ + stc2 1, cr15, [lr], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ andls r8, r5, sl, lsr r3 │ │ │ │ @ instruction: 0xf05d9808 │ │ │ │ stmdbls fp, {r0, r1, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7e49805 │ │ │ │ strmi pc, [r0], sp, ror #20 │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ @@ -104020,15 +103992,15 @@ │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ rsbseq r0, fp, fp, lsr #1 │ │ │ │ andseq r0, r3, r3, lsl r0 │ │ │ │ andseq r0, r3, r3, lsl r0 │ │ │ │ subeq r0, sl, sl, asr #32 │ │ │ │ cmneq r2, sp, lsr #3 │ │ │ │ tsteq r5, r7, lsr r1 │ │ │ │ - blls 20b0dc <__read_chk@plt+0x1a5d08> │ │ │ │ + blls 20b06c <__read_chk@plt+0x1a5c98> │ │ │ │ nopeq {35} @ 0x23 │ │ │ │ @ instruction: 0xf0012b49 │ │ │ │ @ instruction: 0xf894804d │ │ │ │ @ instruction: 0x07183115 │ │ │ │ strthi pc, [r9], -r0, asr #2 │ │ │ │ ubfxne pc, pc, #17, #21 │ │ │ │ stmdals r5, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @@ -104044,15 +104016,15 @@ │ │ │ │ ldrmi r2, [r8, #989] @ 0x3dd │ │ │ │ ldrhi pc, [r3, #-0]! │ │ │ │ teqphi r4, #0, 6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x23bdf240 │ │ │ │ vqrshl.u8 d20, d8, d16 │ │ │ │ vsubw.s32 q4, q12, d29 │ │ │ │ movwcs r2, #4798 @ 0x12be │ │ │ │ - bls 59aff4 <__read_chk@plt+0x535c20> │ │ │ │ + bls 59af84 <__read_chk@plt+0x535bb0> │ │ │ │ @ instruction: 0xf0404213 │ │ │ │ @ instruction: 0xf5b8848c │ │ │ │ @ instruction: 0xf0007f37 │ │ │ │ vcgt.s8 d24, d16, d1 │ │ │ │ ldrmi r2, [r8, #965] @ 0x3c5 │ │ │ │ rscshi pc, r8, #0 │ │ │ │ @ instruction: 0xf8d39b09 │ │ │ │ @@ -104075,39 +104047,39 @@ │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ subeq r0, r4, #14417920 @ 0xdc0000 │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ subeq r0, r4, #68, 4 @ 0x40000004 │ │ │ │ - blls 28ca88 <__read_chk@plt+0x2276b4> │ │ │ │ + blls 28ca18 <__read_chk@plt+0x227644> │ │ │ │ svceq 0x0003f1b9 │ │ │ │ strtmi r9, [sl], -r1, lsl #6 │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ stmdals r9, {r0, r8, r9, sp} │ │ │ │ movwls r4, #1625 @ 0x659 │ │ │ │ msrvc CPSR_fsxc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xff34f7f9 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrdls pc, [r8], sp │ │ │ │ and r9, r1, r4, lsl #30 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r2, [sl], -r0, lsl #6 │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf802f0c0 │ │ │ │ - blls 9b9320 <__read_chk@plt+0x953f4c> │ │ │ │ + blls 9b92b0 <__read_chk@plt+0x953edc> │ │ │ │ andeq pc, r1, #8, 2 │ │ │ │ vrshl.u8 q10, , q0 │ │ │ │ @ instruction: 0x46908570 │ │ │ │ tstlt r5, fp, lsr #12 │ │ │ │ ldrmi r6, [r9, #2603] @ 0xa2b │ │ │ │ strls sp, [r4, -sl, ror #23] │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blls 2c46ac <__read_chk@plt+0x25f2d8> │ │ │ │ + blls 2c463c <__read_chk@plt+0x25f268> │ │ │ │ svceq 0x0003f1b9 │ │ │ │ strtmi r9, [sl], -r1, lsl #6 │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ stmdals r9, {r0, r8, r9, sp} │ │ │ │ movwls r4, #1625 @ 0x659 │ │ │ │ @ instruction: 0x23bdf240 │ │ │ │ @ instruction: 0xff04f7f9 │ │ │ │ @@ -104115,94 +104087,94 @@ │ │ │ │ stmdavs fp!, {r1, r2, r3, r6, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs sl!, {r1, r3, r6, r8, sl, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ addcs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0x1109f894 │ │ │ │ ldmvs r2, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ - bls 951930 <__read_chk@plt+0x8ec55c> │ │ │ │ - bl 199ad4 <__read_chk@plt+0x134700> │ │ │ │ + bls 9518c0 <__read_chk@plt+0x8ec4ec> │ │ │ │ + bl 199a64 <__read_chk@plt+0x134690> │ │ │ │ ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ svclt 0x00d4428b │ │ │ │ ldmdane r2, {r1, r4, r6, r7, fp, ip}^ │ │ │ │ - stclle 2, cr4, [pc, #520] @ cb0e0 <__read_chk@plt+0x65d0c> │ │ │ │ + stclle 2, cr4, [pc, #520] @ cb070 <__read_chk@plt+0x65c9c> │ │ │ │ @ instruction: 0x367cf8df │ │ │ │ @ instruction: 0xf9b3447b │ │ │ │ - blcs d6f04 <__read_chk@plt+0x71b30> │ │ │ │ + blcs d6e94 <__read_chk@plt+0x71ac0> │ │ │ │ andcs sp, r1, r8, asr #3 │ │ │ │ - blx 2008edc <__read_chk@plt+0x1fa3b08> │ │ │ │ + blx 2008e6c <__read_chk@plt+0x1fa3a98> │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stccs 5, cr14, [r0, #-832] @ 0xfffffcc0 │ │ │ │ - bvs bbf1f4 <__read_chk@plt+0xb59e20> │ │ │ │ + bvs bbf184 <__read_chk@plt+0xb59db0> │ │ │ │ @ instruction: 0xddbb2b00 │ │ │ │ - blcs 1251b0 <__read_chk@plt+0xbfddc> │ │ │ │ + blcs 125140 <__read_chk@plt+0xbfd6c> │ │ │ │ stmdavs fp!, {r3, r4, r5, r7, sl, fp, ip, lr, pc} │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ stmdavs sl!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eorhi pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0x46282111 │ │ │ │ - blx 1a071a6 <__read_chk@plt+0x19a1dd2> │ │ │ │ + blx 1a07136 <__read_chk@plt+0x19a1d62> │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp, ip, pc} │ │ │ │ ldrhi pc, [r2, #64]! @ 0x40 │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf8426869 │ │ │ │ @ instruction: 0xf8df3021 │ │ │ │ ldrbtmi r1, [r9], #-1580 @ 0xfffff9d4 │ │ │ │ stccs 0, cr14, [r0, #-136] @ 0xffffff78 │ │ │ │ - bvs bbf1b4 <__read_chk@plt+0xb59de0> │ │ │ │ + bvs bbf144 <__read_chk@plt+0xb59d70> │ │ │ │ vldrle d2, [fp] │ │ │ │ - blcs 1251f0 <__read_chk@plt+0xbfe1c> │ │ │ │ + blcs 125180 <__read_chk@plt+0xbfdac> │ │ │ │ stmdavs fp!, {r3, r4, r7, sl, fp, ip, lr, pc} │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ stmdavs sl!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eorhi pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0x46282111 │ │ │ │ - blx 12071e6 <__read_chk@plt+0x11a1e12> │ │ │ │ + blx 1207176 <__read_chk@plt+0x11a1da2> │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp, ip, pc} │ │ │ │ strhi pc, [r0, #64] @ 0x40 │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r9, fp, sp, lr} │ │ │ │ svclt 0x00d42b00 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ @ instruction: 0xf8426869 │ │ │ │ @ instruction: 0xf8df3021 │ │ │ │ ldrbtmi r1, [r9], #-1512 @ 0xfffffa18 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldc 7, cr15, [r4, #612] @ 0x264 │ │ │ │ + stcl 7, cr15, [ip, #612] @ 0x264 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [r6], #-224 @ 0xffffff20 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf10de57e │ │ │ │ andcs r0, r0, r4, ror #16 │ │ │ │ @ instruction: 0xf05d4641 │ │ │ │ @ instruction: 0xf8ddf925 │ │ │ │ @ instruction: 0xf8d8a088 │ │ │ │ - blcc 156ff0 <__read_chk@plt+0xf1c1c> │ │ │ │ + blcc 156f80 <__read_chk@plt+0xf1bac> │ │ │ │ andscc pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf04f2b00 │ │ │ │ svclt 0x00b80300 │ │ │ │ vmov.i32 d20, #150994944 @ 0x09000000 │ │ │ │ @ instruction: 0xf8cd8494 │ │ │ │ @ instruction: 0x46999050 │ │ │ │ svcls 0x00044623 │ │ │ │ ldrmi r4, [sp], -ip, lsr #12 │ │ │ │ movwcs lr, #17 │ │ │ │ @ instruction: 0x46214652 │ │ │ │ @ instruction: 0xf0bf4658 │ │ │ │ @ instruction: 0xf8d8ff41 │ │ │ │ ldmdblt r8, {r4, ip, sp} │ │ │ │ - blcc 11cb2c <__read_chk@plt+0xb7758> │ │ │ │ + blcc 11cabc <__read_chk@plt+0xb76e8> │ │ │ │ andscc pc, r0, r8, asr #17 │ │ │ │ - beq 147418 <__read_chk@plt+0xe2044> │ │ │ │ + beq 1473a8 <__read_chk@plt+0xe1fd4> │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0x46238473 │ │ │ │ - bvs 9b740c <__read_chk@plt+0x952038> │ │ │ │ - ble ffadc54c <__read_chk@plt+0xffa77178> │ │ │ │ + bvs 9b739c <__read_chk@plt+0x951fc8> │ │ │ │ + ble ffadc4dc <__read_chk@plt+0xffa77108> │ │ │ │ strtmi r4, [r5], -fp, lsr #12 │ │ │ │ smladls r4, ip, r6, r4 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ strb r5, [r3, #-576] @ 0xfffffdc0 │ │ │ │ ldrdge pc, [r8], sp │ │ │ │ ldmibcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ ldrbmi r9, [r0], r4, lsl #30 │ │ │ │ @@ -104211,133 +104183,133 @@ │ │ │ │ strtmi r4, [r9], -r2, asr #12 │ │ │ │ @ instruction: 0xf0bf4658 │ │ │ │ ldmdblt r0!, {r0, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1099b23 │ │ │ │ strbmi r0, [fp, #-2305] @ 0xfffff6ff │ │ │ │ strbthi pc, [r3], #832 @ 0x340 @ │ │ │ │ strtmi r4, [fp], -r2, asr #13 │ │ │ │ - bvs bb7458 <__read_chk@plt+0xb52084> │ │ │ │ - blle ffb5c6a8 <__read_chk@plt+0xffaf72d4> │ │ │ │ + bvs bb73e8 <__read_chk@plt+0xb52014> │ │ │ │ + blle ffb5c638 <__read_chk@plt+0xffaf7264> │ │ │ │ stccs 7, cr9, [r0, #-16] │ │ │ │ strbhi pc, [r9, #-0] @ │ │ │ │ - blcs e5100 <__read_chk@plt+0x7fd2c> │ │ │ │ + blcs e5090 <__read_chk@plt+0x7fcbc> │ │ │ │ strthi pc, [r0], r0 │ │ │ │ @ instruction: 0xf853686a │ │ │ │ ldrmi r3, [sl, #34] @ 0x22 │ │ │ │ strbhi pc, [r3, #-0] @ │ │ │ │ - blls 1e5910 <__read_chk@plt+0x18053c> │ │ │ │ + blls 1e58a0 <__read_chk@plt+0x1804cc> │ │ │ │ ldmdavs fp, {r9, fp, sp} │ │ │ │ svcge 0x0006f77f │ │ │ │ - bcs 12531c <__read_chk@plt+0xbff48> │ │ │ │ + bcs 1252ac <__read_chk@plt+0xbfed8> │ │ │ │ svcge 0x0002f47f │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldrdcc lr, [r0, -r5] │ │ │ │ eorge pc, r1, r3, asr #16 │ │ │ │ - blls 9844a8 <__read_chk@plt+0x91f0d4> │ │ │ │ - bcc c71c8 <__read_chk@plt+0x61df4> │ │ │ │ + blls 984438 <__read_chk@plt+0x91f064> │ │ │ │ + bcc c7158 <__read_chk@plt+0x61d84> │ │ │ │ ldrmi r9, [r8], r4, lsl #30 │ │ │ │ mul r1, r9, r6 │ │ │ │ ldmcc pc!, {r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ strbmi r2, [r2], -r0, lsl #6 │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ mrc2 0, 6, pc, cr14, cr15, {5} │ │ │ │ - bls 9b9568 <__read_chk@plt+0x954194> │ │ │ │ - beq 1474d4 <__read_chk@plt+0xe2100> │ │ │ │ + bls 9b94f8 <__read_chk@plt+0x954124> │ │ │ │ + beq 147464 <__read_chk@plt+0xe2090> │ │ │ │ vqrshl.u8 q10, q1, q0 │ │ │ │ @ instruction: 0x46c184b6 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ ldmdavs fp!, {r2, r3, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf5039704 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064810fe │ │ │ │ @ instruction: 0xf8d3d443 │ │ │ │ - blcs d73d0 <__read_chk@plt+0x71ffc> │ │ │ │ - blvs fe7bf1d0 <__read_chk@plt+0xfe759dfc> │ │ │ │ + blcs d7360 <__read_chk@plt+0x71f8c> │ │ │ │ + blvs fe7bf160 <__read_chk@plt+0xfe759d8c> │ │ │ │ @ instruction: 0xf0311fd9 │ │ │ │ @ instruction: 0xf0000102 │ │ │ │ stccs 6, cr8, [r0, #-392] @ 0xfffffe78 │ │ │ │ ldclge 4, cr15, [sl], {63} @ 0x3f │ │ │ │ teqlt r9, #2686976 @ 0x290000 │ │ │ │ @ instruction: 0xf8516868 │ │ │ │ stmdbcs r1, {r5, ip} │ │ │ │ - blcc 2bf1dc <__read_chk@plt+0x259e08> │ │ │ │ + blcc 2bf16c <__read_chk@plt+0x259d98> │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0xf892d11e │ │ │ │ @ instruction: 0xf00110fb │ │ │ │ - blcs 8cbe84 <__read_chk@plt+0x866ab0> │ │ │ │ + blcs 8cbe14 <__read_chk@plt+0x866a40> │ │ │ │ @ instruction: 0xf011d002 │ │ │ │ eorsle r0, sp, lr, lsl #30 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs fp!, {r0, r2, r3, r6, r7, r8, r9, sl, pc} │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ stmdavs sl!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eorhi pc, r2, r3, asr r8 @ │ │ │ │ movwcs r2, #8704 @ 0x2200 │ │ │ │ @ instruction: 0x46104659 │ │ │ │ @ instruction: 0xffdef0a1 │ │ │ │ andsle r4, fp, r0, lsl #11 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blcs e59e8 <__read_chk@plt+0x80614> │ │ │ │ + blcs e5978 <__read_chk@plt+0x805a4> │ │ │ │ stcge 7, cr15, [ip], #508 @ 0x1fc │ │ │ │ - blcs 1253f0 <__read_chk@plt+0xc001c> │ │ │ │ + blcs 125380 <__read_chk@plt+0xbffac> │ │ │ │ stcge 4, cr15, [r8], #508 @ 0x1fc │ │ │ │ ldrdcc lr, [r0, -r5] │ │ │ │ eorls pc, r1, r3, asr #16 │ │ │ │ stccs 4, cr14, [r0, #-648] @ 0xfffffd78 │ │ │ │ stcge 4, cr15, [r0], #252 @ 0xfc │ │ │ │ - blcs e5208 <__read_chk@plt+0x7fe34> │ │ │ │ + blcs e5198 <__read_chk@plt+0x7fdc4> │ │ │ │ stmdavs r9!, {r2, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ eorcc pc, r1, r3, asr r8 @ │ │ │ │ mvnle r2, r1, lsl #22 │ │ │ │ andcs r4, r5, #4161536 @ 0x3f8000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [ip], {153} @ 0x99 │ │ │ │ + ldcl 7, cr15, [r4], {153} @ 0x99 │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 2087262 <__read_chk@plt+0x2021e8e> │ │ │ │ + blx 20871f2 <__read_chk@plt+0x2021e1e> │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ bicsle r2, r5, r0, lsl #26 │ │ │ │ @ instruction: 0xf023e484 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ @ instruction: 0xf89430f4 │ │ │ │ @ instruction: 0xf0233100 │ │ │ │ @ instruction: 0xf8840303 │ │ │ │ cdpcs 1, 0, cr3, cr0, cr0, {0} │ │ │ │ stclge 4, cr15, [r3, #-252]! @ 0xffffff04 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ - blx fee07294 <__read_chk@plt+0xfeda1ec0> │ │ │ │ + blx fee07224 <__read_chk@plt+0xfeda1e50> │ │ │ │ @ instruction: 0xf0399805 │ │ │ │ @ instruction: 0xf8d4fb39 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf03860da │ │ │ │ ldrb pc, [r5, #-2731] @ 0xfffff555 @ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - bvs bab514 <__read_chk@plt+0xb46140> │ │ │ │ + bvs bab4a4 <__read_chk@plt+0xb460d0> │ │ │ │ movwls r4, #26200 @ 0x6658 │ │ │ │ stc2l 0, cr15, [lr], #-668 @ 0xfffffd64 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf10daca5 │ │ │ │ @ instruction: 0x464008b4 │ │ │ │ - blx fea07684 <__read_chk@plt+0xfe9a22b0> │ │ │ │ + blx 1407614 <__read_chk@plt+0x13a2240> │ │ │ │ @ instruction: 0xf10d4640 │ │ │ │ strbmi r0, [r1], -r4, ror #16 │ │ │ │ - blx ff5075f6 <__read_chk@plt+0xff4a2222> │ │ │ │ + blx ff507586 <__read_chk@plt+0xff4a21b2> │ │ │ │ ldrbtmi r4, [fp], #-3036 @ 0xfffff424 │ │ │ │ - blls 7e5464 <__read_chk@plt+0x780090> │ │ │ │ + blls 7e53f4 <__read_chk@plt+0x780020> │ │ │ │ andle r1, ip, r1, asr ip │ │ │ │ mulle sl, sl, r2 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ stc2l 0, cr15, [r2, #-668]! @ 0xfffffd64 │ │ │ │ smlalscs pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf0429b1c │ │ │ │ @ instruction: 0xf8840210 │ │ │ │ - bmi ff5d35ec <__read_chk@plt+0xff56e218> │ │ │ │ + bmi ff5d357c <__read_chk@plt+0xff56e1a8> │ │ │ │ addsvs r4, r3, sl, ror r4 │ │ │ │ @ instruction: 0xf5b0e482 │ │ │ │ @ instruction: 0xf0007f37 │ │ │ │ veor q4, q0, q6 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r7, pc} │ │ │ │ cmpphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ svcvc 0x00fbf5b0 │ │ │ │ @@ -104347,65 +104319,65 @@ │ │ │ │ @ instruction: 0xf5b8fb29 │ │ │ │ @ instruction: 0xf0007ffa │ │ │ │ vcge.u8 d8, d0, d9 │ │ │ │ @ instruction: 0xf1b88201 │ │ │ │ vmaxnm.f32 q0, q0, q8 │ │ │ │ @ instruction: 0xf1b881ba │ │ │ │ @ instruction: 0xf73f0f63 │ │ │ │ - blls 3367e0 <__read_chk@plt+0x2d140c> │ │ │ │ + blls 336770 <__read_chk@plt+0x2d139c> │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ mulle r6, fp, r5 │ │ │ │ ldrb r2, [r8, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xf8d39b09 │ │ │ │ ldrbmi r3, [fp, #-188] @ 0xffffff44 │ │ │ │ @ instruction: 0xf1b9d1f8 │ │ │ │ - bls 94ee8c <__read_chk@plt+0x8e9ab8> │ │ │ │ + bls 94ee1c <__read_chk@plt+0x8e9a48> │ │ │ │ movwcs fp, #12044 @ 0x2f0c │ │ │ │ svcls 0x00092301 │ │ │ │ rscvs r4, sl, #93323264 @ 0x5900000 │ │ │ │ movwls r4, #1578 @ 0x62a │ │ │ │ - blls 29cb74 <__read_chk@plt+0x2377a0> │ │ │ │ + blls 29cb04 <__read_chk@plt+0x237730> │ │ │ │ strbmi r9, [r3], -r1, lsl #6 │ │ │ │ stc2 7, cr15, [r6, #-996] @ 0xfffffc1c │ │ │ │ - blcs e538c <__read_chk@plt+0x7ffb8> │ │ │ │ + blcs e531c <__read_chk@plt+0x7ff48> │ │ │ │ strhi pc, [pc, -r0, asr #32] │ │ │ │ - bls 4b1ecc <__read_chk@plt+0x44caf8> │ │ │ │ + bls 4b1e5c <__read_chk@plt+0x44ca88> │ │ │ │ ldrsbtne pc, [ip], r3 @ │ │ │ │ svclt 0x001c4559 │ │ │ │ @ instruction: 0xf8d39126 │ │ │ │ - blmi fec5f5b8 <__read_chk@plt+0xfebfa1e4> │ │ │ │ + blmi fec5f548 <__read_chk@plt+0xfebfa174> │ │ │ │ strls fp, [r5, #-3864]! @ 0xfffff0e8 │ │ │ │ subsvs r4, sl, fp, ror r4 │ │ │ │ sbccs pc, r6, #64, 4 │ │ │ │ ldrmi r9, [r0, #2820] @ 0xb04 │ │ │ │ pkhbtmi fp, fp, r8, lsl #30 │ │ │ │ svclt 0x0018681b │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blge ff9084d4 <__read_chk@plt+0xff8a3100> │ │ │ │ + blge ff908464 <__read_chk@plt+0xff8a3090> │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalseq pc, fp, r2, r8 @ │ │ │ │ rsbeq pc, r0, r0 │ │ │ │ tstle ip, r0, lsr #16 │ │ │ │ smlalseq pc, lr, r2, r8 @ │ │ │ │ strle r0, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ - blvs fe0f7798 <__read_chk@plt+0xfe0923c4> │ │ │ │ + blvs fe0f7728 <__read_chk@plt+0xfe092354> │ │ │ │ @ instruction: 0xf0303807 │ │ │ │ @ instruction: 0xf0000002 │ │ │ │ pkhtbmi r8, fp, ip, asr #12 │ │ │ │ - bllt ff309304 <__read_chk@plt+0xff2a3f30> │ │ │ │ - blcs f1fac <__read_chk@plt+0x8cbd8> │ │ │ │ + bllt ff309294 <__read_chk@plt+0xff2a3ec0> │ │ │ │ + blcs f1f3c <__read_chk@plt+0x8cb68> │ │ │ │ ldclge 6, cr15, [lr], #-1020 @ 0xfffffc04 │ │ │ │ addcs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ - bcc 125460 <__read_chk@plt+0xc008c> │ │ │ │ + bcc 1253f0 <__read_chk@plt+0xc001c> │ │ │ │ svclt 0x00a8429a │ │ │ │ andls r4, sl, #27262976 @ 0x1a00000 │ │ │ │ stccs 4, cr14, [r0, #-464] @ 0xfffffe30 │ │ │ │ adcshi pc, r4, r0 │ │ │ │ - blcs 1255d8 <__read_chk@plt+0xc0204> │ │ │ │ + blcs 125568 <__read_chk@plt+0xc0194> │ │ │ │ @ instruction: 0xf04fbfd4 │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ strt r0, [sl], #-2305 @ 0xfffff6ff │ │ │ │ stc2l 0, cr15, [lr], {63} @ 0x3f │ │ │ │ smlsdxcs r0, r0, r4, lr │ │ │ │ ldmib sp, {r1, r8, r9, sp}^ │ │ │ │ movwls r1, #8209 @ 0x2011 │ │ │ │ @@ -104413,44 +104385,44 @@ │ │ │ │ strls lr, [r0, -sp, asr #19] │ │ │ │ @ instruction: 0xf9b6f7fc │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ strls r9, [ip, -fp] │ │ │ │ biceq pc, r3, #-1677721599 @ 0x9c000001 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ ldmdage r8, {r0, r1, r3, r4, r5, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf846f11a │ │ │ │ + @ instruction: 0xffeef119 │ │ │ │ strb r9, [r1], #5 │ │ │ │ @ instruction: 0xf7ff9506 │ │ │ │ stmdbls r6, {r0, r1, r4, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ andvc pc, pc, #536870916 @ 0x20000004 │ │ │ │ svclt 0x00cc4291 │ │ │ │ @ instruction: 0xf0032100 │ │ │ │ stmdblt r1!, {r0, r8}^ │ │ │ │ vmla.i8 d25, d8, d6 │ │ │ │ vrshr.s64 d22, d15, #64 │ │ │ │ addsmi r0, r1, #268435456 @ 0x10000000 │ │ │ │ movwcs fp, #4044 @ 0xfcc │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvs bb6ff0 <__read_chk@plt+0xb51c1c> │ │ │ │ + bvs bb6f80 <__read_chk@plt+0xb51bac> │ │ │ │ addsmi r9, r3, #402653184 @ 0x18000000 │ │ │ │ - blge fec090a8 <__read_chk@plt+0xfeba3cd4> │ │ │ │ - bllt fee893ac <__read_chk@plt+0xfee23fd8> │ │ │ │ + blge fec09038 <__read_chk@plt+0xfeba3c64> │ │ │ │ + bllt fee8933c <__read_chk@plt+0xfee23f68> │ │ │ │ ldrbmi r9, [r9], -r4, lsl #30 │ │ │ │ ldmdavs fp!, {r0, r3, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x462b68da │ │ │ │ @ instruction: 0xf7fd4252 │ │ │ │ @ instruction: 0xf894fa11 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ ldmdavs fp!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bllt 18093dc <__read_chk@plt+0x17a4008> │ │ │ │ + bllt 180936c <__read_chk@plt+0x17a3f98> │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ svclt 0x00084298 │ │ │ │ andle r3, ip, r1, lsl #12 │ │ │ │ @ instruction: 0xf7e39809 │ │ │ │ vpmin.s8 , q0, │ │ │ │ ldrmi r2, [r8, #989] @ 0x3dd │ │ │ │ mvnshi pc, r0 │ │ │ │ @@ -104469,118 +104441,118 @@ │ │ │ │ svceq 0x0003f1b9 │ │ │ │ ldrbthi pc, [r6], #-0 @ │ │ │ │ stmdals r9, {r0, r8, r9, sp} │ │ │ │ ldrbmi r4, [r9], -sl, lsr #12 │ │ │ │ stc2 1, cr15, [r0], {8} │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bmi 13768b0 <__read_chk@plt+0x13114dc> │ │ │ │ + bmi 1376840 <__read_chk@plt+0x131146c> │ │ │ │ stcls 0, cr2, [r4], #-0 │ │ │ │ stmdbmi r9, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r6, [r9], #-152 @ 0xffffff68 │ │ │ │ subsvs r6, r0, r9, lsl r0 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @ instruction: 0xf0008402 │ │ │ │ stmdals r9, {r0, r1, sl, fp, ip, sp, pc} │ │ │ │ - blx 6893f8 <__read_chk@plt+0x624024> │ │ │ │ + blx 689388 <__read_chk@plt+0x623fb4> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ ldrle r0, [r0], #-1752 @ 0xfffff928 │ │ │ │ cmnlt r3, r4, lsr #22 │ │ │ │ - bcs 131d08 <__read_chk@plt+0xcc934> │ │ │ │ - bl 1c28ac <__read_chk@plt+0x15d4d8> │ │ │ │ + bcs 131c98 <__read_chk@plt+0xcc8c4> │ │ │ │ + bl 1c283c <__read_chk@plt+0x15d468> │ │ │ │ @ instruction: 0xf8431302 │ │ │ │ @ instruction: 0xf8436c14 │ │ │ │ strcs r6, [r0], -r4, lsl #24 │ │ │ │ - bllt 50948c <__read_chk@plt+0x4a40b8> │ │ │ │ + bllt 50941c <__read_chk@plt+0x4a4048> │ │ │ │ @ instruction: 0xf7ff46a9 │ │ │ │ @ instruction: 0xf894bb7c │ │ │ │ @ instruction: 0x260030f4 │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ - bllt 2094a4 <__read_chk@plt+0x1a40d0> │ │ │ │ + bllt 209434 <__read_chk@plt+0x1a4060> │ │ │ │ msrcc CPSR_xc, #64, 4 │ │ │ │ @ instruction: 0xf47f4598 │ │ │ │ stmdals r9, {r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xff0ef7f0 │ │ │ │ movwcs r9, #6663 @ 0x1a07 │ │ │ │ @ instruction: 0xf0386013 │ │ │ │ @ instruction: 0xf7e2f91d │ │ │ │ @ instruction: 0xf03ffb69 │ │ │ │ - blls 209e40 <__read_chk@plt+0x1a4a6c> │ │ │ │ + blls 209dd0 <__read_chk@plt+0x1a49fc> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ @ instruction: 0x3601badb │ │ │ │ @ instruction: 0xf106e45b │ │ │ │ - blls 1cd4f0 <__read_chk@plt+0x16811c> │ │ │ │ + blls 1cd480 <__read_chk@plt+0x1680ac> │ │ │ │ ldmdavs fp, {r1, r2, r6, r9, sl, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blt ff5094f4 <__read_chk@plt+0xff4a4120> │ │ │ │ + blt ff509484 <__read_chk@plt+0xff4a40b0> │ │ │ │ svcvc 0x00fbf5b8 │ │ │ │ adchi pc, pc, r0, asr #32 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x3115f892 │ │ │ │ @ instruction: 0xf140071f │ │ │ │ - blmi 76bf74 <__read_chk@plt+0x706ba0> │ │ │ │ + blmi 76bf04 <__read_chk@plt+0x706b30> │ │ │ │ smlalsne pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf041447b │ │ │ │ @ instruction: 0xf8840104 │ │ │ │ strdcs r1, [r2, -r4] │ │ │ │ @ instruction: 0xf7ff6019 │ │ │ │ svclt 0x0000bab7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r5, lr, lr, r3 │ │ │ │ - andseq r2, r9, r2, ror sp │ │ │ │ - eorseq r3, r5, r6, lsl #29 │ │ │ │ - eorseq r8, r7, r6, ror #25 │ │ │ │ - eorseq r2, fp, sl, lsl pc │ │ │ │ + eorseq r3, r5, lr, lsl #30 │ │ │ │ + andseq r2, r9, r6, lsl #25 │ │ │ │ + ldrshteq r3, [r5], -r6 │ │ │ │ + eorseq r8, r7, r6, asr sp │ │ │ │ + eorseq r2, fp, sl, lsl #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, fp, ip, ror sp │ │ │ │ + eorseq r2, fp, ip, ror #27 │ │ │ │ andeq r1, r0, r9, lsr r8 │ │ │ │ - @ instruction: 0x0017f8d0 │ │ │ │ - eorseq r2, fp, r4, lsl #21 │ │ │ │ - @ instruction: 0x001928b6 │ │ │ │ - andseq r2, r9, sl, asr r8 │ │ │ │ - andseq r2, r9, r2, lsr #12 │ │ │ │ - eorseq r8, r7, r2, lsl #10 │ │ │ │ - ldrsbteq r8, [r7], -ip │ │ │ │ - eorseq r2, fp, r4, lsr #13 │ │ │ │ - eorseq r2, fp, r0, lsl r5 │ │ │ │ + andseq pc, r7, r8, lsl r8 @ │ │ │ │ + ldrshteq r2, [fp], -r4 │ │ │ │ + andseq r2, r9, sl, asr #15 │ │ │ │ + andseq r2, r9, lr, ror #14 │ │ │ │ + andseq r2, r9, r6, lsr r5 │ │ │ │ + eorseq r8, r7, r2, ror r5 │ │ │ │ + eorseq r8, r7, ip, asr #10 │ │ │ │ + eorseq r2, fp, r4, lsl r7 │ │ │ │ + eorseq r2, fp, r0, lsl #11 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ - eorseq r8, r7, r0, ror #3 │ │ │ │ + eorseq r8, r7, r0, asr r2 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ stmdals r9, {r0, r1, r9, sp} │ │ │ │ @ instruction: 0xf7e360da │ │ │ │ movwcs pc, #18821 @ 0x4985 @ │ │ │ │ @ instruction: 0x1011e9dd │ │ │ │ movwls r4, #9818 @ 0x265a │ │ │ │ @ instruction: 0xf8cdab16 │ │ │ │ movwls r9, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf7fc462b │ │ │ │ @ instruction: 0xf8d4f88d │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ sbcsvs r9, sl, fp │ │ │ │ - blx ffd8953c <__read_chk@plt+0xffd24168> │ │ │ │ + blx ffd894cc <__read_chk@plt+0xffd240f8> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ orreq pc, r2, #-1476395007 @ 0xa8000001 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0x3100f894 │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ smlabbcc r0, r4, r8, pc @ │ │ │ │ @ instruction: 0xf1b8e5ec │ │ │ │ @ instruction: 0xf43f0fc8 │ │ │ │ @ instruction: 0xf1b8abb8 │ │ │ │ @ instruction: 0xf47f0fc9 │ │ │ │ ldmdals r8, {r0, r3, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf7e92100 │ │ │ │ - blls 20ad6c <__read_chk@plt+0x1a5998> │ │ │ │ + blls 20acfc <__read_chk@plt+0x1a5928> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7ff5240 │ │ │ │ @ instruction: 0xf8d1ba53 │ │ │ │ @ instruction: 0xf0fa00bc │ │ │ │ orrslt pc, r0, r5, lsl r8 @ │ │ │ │ ldmdavs fp!, {r2, r8, r9, sl, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @@ -104591,84 +104563,84 @@ │ │ │ │ stmdavs r3, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ @ instruction: 0xf53f06d8 │ │ │ │ smlatbcs r1, sp, sl, sl │ │ │ │ @ instruction: 0xf0a14628 │ │ │ │ ldmib sp, {r0, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ addmi r3, r2, #-805306368 @ 0xd0000000 │ │ │ │ - blcs 1bb594 <__read_chk@plt+0x1561c0> │ │ │ │ + blcs 1bb524 <__read_chk@plt+0x156150> │ │ │ │ andls fp, lr, pc, lsl pc │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ movweq pc, #49187 @ 0xc023 @ │ │ │ │ movweq pc, #49219 @ 0xc043 @ │ │ │ │ @ instruction: 0xf884bf18 │ │ │ │ movwcs r3, #12532 @ 0x30f4 │ │ │ │ ldrmi r9, [r9], sp, lsl #6 │ │ │ │ - blt fee09650 <__read_chk@plt+0xfeda427c> │ │ │ │ + blt fee095e0 <__read_chk@plt+0xfeda420c> │ │ │ │ @ instruction: 0x23bdf240 │ │ │ │ @ instruction: 0xf73f4598 │ │ │ │ vqdmulh.s d26, d16, d16 │ │ │ │ ldrmi r2, [r8, #773] @ 0x305 │ │ │ │ - blge fec08864 <__read_chk@plt+0xfeba3490> │ │ │ │ + blge fec087f4 <__read_chk@plt+0xfeba3420> │ │ │ │ strtmi r2, [r8], -r4, lsl #2 │ │ │ │ @ instruction: 0xffbaf0a1 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blvs 1bac290 <__read_chk@plt+0x1b46ebc> │ │ │ │ + blvs 1bac220 <__read_chk@plt+0x1b46e4c> │ │ │ │ rscvs r4, fp, #44040192 @ 0x2a00000 │ │ │ │ stmdals r9, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ - blx feb87aa6 <__read_chk@plt+0xfeb226d2> │ │ │ │ + blx feb87a36 <__read_chk@plt+0xfeb22662> │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdals r9, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ - blcs c09a10 <__read_chk@plt+0xba463c> │ │ │ │ - blne c09a14 <__read_chk@plt+0xba4640> │ │ │ │ + blcs c099a0 <__read_chk@plt+0xba45cc> │ │ │ │ + blne c099a4 <__read_chk@plt+0xba45d0> │ │ │ │ andvs r4, r2, sl, ror r4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ smlalscs pc, lr, r4, r8 @ │ │ │ │ addeq pc, r0, #34 @ 0x22 │ │ │ │ rscscs pc, lr, r4, lsl #17 │ │ │ │ stmdbls r4!, {r3, r6, sp, lr} │ │ │ │ smlalscs pc, r4, r4, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r4, lsl #17 │ │ │ │ stmdbcs r0, {r3, r4, r7, sp, lr} │ │ │ │ sbcshi pc, r1, #64 @ 0x40 │ │ │ │ - blls 204210 <__read_chk@plt+0x19ee3c> │ │ │ │ + blls 2041a0 <__read_chk@plt+0x19edcc> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ - blge 1e08bd4 <__read_chk@plt+0x1da3800> │ │ │ │ + blge 1e08b64 <__read_chk@plt+0x1da3790> │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blvs fe7b64a0 <__read_chk@plt+0xfe7510cc> │ │ │ │ + blvs fe7b6430 <__read_chk@plt+0xfe75105c> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ @ instruction: 0xf47f0302 │ │ │ │ @ instruction: 0xf892ab69 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - bcs 8cc078 <__read_chk@plt+0x866ca4> │ │ │ │ + bcs 8cc008 <__read_chk@plt+0x866c34> │ │ │ │ @ instruction: 0x81aaf040 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdbvs fp!, {r0, r1, r2, r3, r4, r6, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdavs sl!, {r0, r1, r3, r4, r6, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ stmdavs r9!, {r0, r1, r2, r4, r6, r8, r9, fp, sp, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0xf77f2a00 │ │ │ │ - bvs b36464 <__read_chk@plt+0xad1090> │ │ │ │ + bvs b363f4 <__read_chk@plt+0xad1020> │ │ │ │ @ instruction: 0xf73f428a │ │ │ │ @ instruction: 0xf853ab4d │ │ │ │ @ instruction: 0xf1baa022 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ldrbmi sl, [r1], -r7, asr #22 │ │ │ │ @ instruction: 0xf1064658 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blge 110883c <__read_chk@plt+0x10a3468> │ │ │ │ - blcs e5a50 <__read_chk@plt+0x8067c> │ │ │ │ - blge 1008844 <__read_chk@plt+0xfa3470> │ │ │ │ + blge 11087cc <__read_chk@plt+0x10a33f8> │ │ │ │ + blcs e59e0 <__read_chk@plt+0x8060c> │ │ │ │ + blge 10087d4 <__read_chk@plt+0xfa3400> │ │ │ │ movwcs r4, #34386 @ 0x8652 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ stc2 0, cr15, [r4, #640]! @ 0x280 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf1bbab33 │ │ │ │ andle r0, sl, r0, lsl #30 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @@ -104680,39 +104652,39 @@ │ │ │ │ ldrmi r2, [r8, #958] @ 0x3be │ │ │ │ ldrbthi pc, [r0], #0 @ │ │ │ │ smlalscs pc, pc, r4, r8 @ │ │ │ │ bicscs pc, r1, #64, 4 │ │ │ │ @ instruction: 0xf0024598 │ │ │ │ @ instruction: 0xf0000202 │ │ │ │ vqshl.s8 q12, , q8 │ │ │ │ - bl fead46c0 <__read_chk@plt+0xfea6f2ec> │ │ │ │ - blx fed8c3a8 <__read_chk@plt+0xfed26fd4> │ │ │ │ + bl fead4650 <__read_chk@plt+0xfea6f27c> │ │ │ │ + blx fed8c338 <__read_chk@plt+0xfed26f64> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ cmpeq r2, #77824 @ 0x13000 │ │ │ │ - blge 1b088a4 <__read_chk@plt+0x1aa34d0> │ │ │ │ + blge 1b08834 <__read_chk@plt+0x1aa3460> │ │ │ │ @ instruction: 0x3117f894 │ │ │ │ @ instruction: 0xf57f06df │ │ │ │ andcs sl, r0, #101376 @ 0x18c00 │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf974f0cd │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stmdblt r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00182d00 │ │ │ │ svceq 0x0000f1bb │ │ │ │ - blge 15888d0 <__read_chk@plt+0x15234fc> │ │ │ │ + blge 1588860 <__read_chk@plt+0x152348c> │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ stmdals r9, {r1, r3, r5, r9, sl, lr} │ │ │ │ ldmvs fp, {r0, r3, r4, r6, r9, sl, lr}^ │ │ │ │ movwls r4, #603 @ 0x25b │ │ │ │ @ instruction: 0xf7fb9b05 │ │ │ │ - blls 20b1b0 <__read_chk@plt+0x1a5ddc> │ │ │ │ + blls 20b140 <__read_chk@plt+0x1a5d6c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7ff5240 │ │ │ │ - blls 1f9d3c <__read_chk@plt+0x194968> │ │ │ │ + blls 1f9ccc <__read_chk@plt+0x1948f8> │ │ │ │ svceq 0x0003f1b9 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ smlabteq r0, r1, r1, pc @ │ │ │ │ sbcshi pc, r4, r0 │ │ │ │ @ instruction: 0xf04f9a05 │ │ │ │ @@ -104725,101 +104697,101 @@ │ │ │ │ vqrdmulh.s d2, d0, d1 │ │ │ │ ldmib r5, {r2, r3, r4, r5, r8, pc}^ │ │ │ │ @ instruction: 0xf8433200 │ │ │ │ movwcs r9, #34 @ 0x22 │ │ │ │ @ instruction: 0xf8949322 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ - blls 1d7c1c <__read_chk@plt+0x172848> │ │ │ │ + blls 1d7bac <__read_chk@plt+0x1727d8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7ff5240 │ │ │ │ tstcs r0, r1, lsr #18 │ │ │ │ @ instruction: 0xf0a74658 │ │ │ │ @ instruction: 0xe62efa39 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 337170 <__read_chk@plt+0x2d1d9c> │ │ │ │ + blls 337100 <__read_chk@plt+0x2d1d2c> │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf47f459b │ │ │ │ str sl, [r2, #-3325] @ 0xfffff303 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ - blcs 125be8 <__read_chk@plt+0xc0814> │ │ │ │ + blcs 125b78 <__read_chk@plt+0xc07a4> │ │ │ │ adchi pc, r5, #0 │ │ │ │ @ instruction: 0xf8d39b09 │ │ │ │ ldrmi r3, [fp, #188] @ 0xbc │ │ │ │ @ instruction: 0xf44fbf08 │ │ │ │ @ instruction: 0xf43f78fa │ │ │ │ @ instruction: 0xf8dfacf4 │ │ │ │ ldmdals r1, {r2, r4, r5, r8, fp, ip} │ │ │ │ @ instruction: 0xf7994479 │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ tstphi r3, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdbne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm lr!, {r0, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r6!, {r0, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4601 │ │ │ │ - bls 619d28 <__read_chk@plt+0x5b4954> │ │ │ │ + bls 619cb8 <__read_chk@plt+0x5b48e4> │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x46189314 │ │ │ │ - blx f89824 <__read_chk@plt+0xf24450> │ │ │ │ + blx f897b4 <__read_chk@plt+0xf243e0> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldmlt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbmi r4, [r9], -fp, lsr #12 │ │ │ │ ldrsbls pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrmi r4, [ip], -r5, lsr #12 │ │ │ │ - blls 1f14fc <__read_chk@plt+0x18c128> │ │ │ │ + blls 1f148c <__read_chk@plt+0x18c0b8> │ │ │ │ stccs 8, cr6, [r0, #-108] @ 0xffffff94 │ │ │ │ - bge ff2089f0 <__read_chk@plt+0xff1a361c> │ │ │ │ - bcs e61a0 <__read_chk@plt+0x80dcc> │ │ │ │ - bge ff1089f8 <__read_chk@plt+0xff0a3624> │ │ │ │ + bge ff208980 <__read_chk@plt+0xff1a35ac> │ │ │ │ + bcs e6130 <__read_chk@plt+0x80d5c> │ │ │ │ + bge ff108988 <__read_chk@plt+0xff0a35b4> │ │ │ │ ldrdcs pc, [r8], -r8 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ stmiavs sl!, {r0, r1, r3, r4, r5, r7, r9, fp, sp, pc} │ │ │ │ svclt 0x00042a01 │ │ │ │ ldrdcs lr, [r0], -r5 │ │ │ │ eorne pc, r0, r2, asr #16 │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ @ instruction: 0xf14007d7 │ │ │ │ @ instruction: 0xf50382f0 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ bfieq r3, r5, #2, #23 │ │ │ │ ldmge r6!, {r0, r1, r2, r3, r4, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ stmdals r9, {r0, r9, sp} │ │ │ │ @ instruction: 0xf7ee4629 │ │ │ │ - blls 209e9c <__read_chk@plt+0x1a4ac8> │ │ │ │ + blls 209e2c <__read_chk@plt+0x1a4a58> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7ff5240 │ │ │ │ @ instruction: 0xf04fb8ab │ │ │ │ @ instruction: 0xf7ff30ff │ │ │ │ @ instruction: 0x9704bab5 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - bge fe588a50 <__read_chk@plt+0xfe52367c> │ │ │ │ + bge fe5889e0 <__read_chk@plt+0xfe52360c> │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs fp!, {r0, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs sl!, {r0, r2, r3, r4, r5, r7, pc}^ │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ addeq pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0x1109f894 │ │ │ │ stmiavs r0, {r0, r1, fp, sp, lr}^ │ │ │ │ - blcc 1921e4 <__read_chk@plt+0x12ce10> │ │ │ │ + blcc 192174 <__read_chk@plt+0x12cda0> │ │ │ │ bicsvc lr, r3, #3072 @ 0xc00 │ │ │ │ addmi r1, fp, #91 @ 0x5b │ │ │ │ ldmne r2, {r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strbmi r1, [sl, #-2130] @ 0xfffff7ae │ │ │ │ - bge 1e89588 <__read_chk@plt+0x1e241b4> │ │ │ │ + bge 1e89518 <__read_chk@plt+0x1e24144> │ │ │ │ stmdacc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf9b3447b │ │ │ │ - blcs d7998 <__read_chk@plt+0x725c4> │ │ │ │ - bge 1c88b98 <__read_chk@plt+0x1c237c4> │ │ │ │ + blcs d7928 <__read_chk@plt+0x72554> │ │ │ │ + bge 1c88b28 <__read_chk@plt+0x1c23754> │ │ │ │ @ instruction: 0xf7fb2001 │ │ │ │ - blls 20ac28 <__read_chk@plt+0x1a5854> │ │ │ │ + blls 20abb8 <__read_chk@plt+0x1a57e4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7ff5240 │ │ │ │ @ instruction: 0xf8dfb875 │ │ │ │ ldrbtmi r1, [r9], #-2088 @ 0xfffff7d8 │ │ │ │ ldmiblt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r9, #10757 @ 0x2a05 │ │ │ │ movwls r4, #1576 @ 0x628 │ │ │ │ @@ -104827,15 +104799,15 @@ │ │ │ │ vmovne.32 d18[0], pc │ │ │ │ svcge 0x0039f77f │ │ │ │ strtmi r2, [r9], -r0, lsl #6 │ │ │ │ @ instruction: 0xf1084658 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x002ff43f │ │ │ │ stccs 8, cr6, [r0, #-8] │ │ │ │ - bcs fb644 <__read_chk@plt+0x96270> │ │ │ │ + bcs fb5d4 <__read_chk@plt+0x96200> │ │ │ │ svcge 0x0029f43f │ │ │ │ @ instruction: 0xb12b69ab │ │ │ │ addmi r6, sl, #430080 @ 0x69000 │ │ │ │ movwcs fp, #3980 @ 0xf8c │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ ldrdcs lr, [r0, -r5] │ │ │ │ eorcc pc, r1, r2, asr #16 │ │ │ │ @@ -104846,21 +104818,21 @@ │ │ │ │ eorhi pc, r2, #0, 6 │ │ │ │ @ instruction: 0xf8cd46c2 │ │ │ │ @ instruction: 0xf7ff8088 │ │ │ │ strmi fp, [r1], r4, lsr #22 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf8cd9704 │ │ │ │ @ instruction: 0xf0008088 │ │ │ │ - blls 1ec230 <__read_chk@plt+0x186e5c> │ │ │ │ + blls 1ec1c0 <__read_chk@plt+0x186dec> │ │ │ │ ldmdavs fp, {r0, r6, r7, r9, sl, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf7ffab7d │ │ │ │ @ instruction: 0xf7fcb82b │ │ │ │ - blls 20b40c <__read_chk@plt+0x1a6038> │ │ │ │ + blls 20b39c <__read_chk@plt+0x1a5fc8> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ strb r5, [r0, #-576]! @ 0xfffffdc0 │ │ │ │ svceq 0x000ef013 │ │ │ │ ldmibge r4!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf7ffae52 │ │ │ │ ldrmi fp, [r8], pc, lsr #19 │ │ │ │ @@ -104882,29 +104854,29 @@ │ │ │ │ @ instruction: 0xd1f04598 │ │ │ │ @ instruction: 0xf7ff9704 │ │ │ │ movwcs fp, #2623 @ 0xa3f │ │ │ │ rsbvs r2, fp, r0, lsr #2 │ │ │ │ movwcs r4, #34344 @ 0x8628 │ │ │ │ andhi pc, r8, r5, asr #17 │ │ │ │ @ instruction: 0xf11e60eb │ │ │ │ - stmdavs fp!, {r0, r1, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andls pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0x93222300 │ │ │ │ @ instruction: 0xf8dfe6b9 │ │ │ │ andcs r1, r5, #16, 14 @ 0x400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00eaf798 │ │ │ │ + stmda r2!, {r0, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbt r4, [sl], r1, lsl #12 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf1bae742 │ │ │ │ @ instruction: 0xf47f3fff │ │ │ │ @ instruction: 0xf8dfaa8f │ │ │ │ andcs r1, r5, #244, 12 @ 0xf400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00daf798 │ │ │ │ + ldmda r2, {r0, r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ mrc2 0, 5, pc, cr12, cr7, {1} │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf7ffaaad │ │ │ │ andcs fp, r0, #2965504 @ 0x2d4000 │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ @@ -104917,125 +104889,125 @@ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs sl!, {r0, r1, r3, r4, r6, r7, r8, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ stc2 1, cr15, [r0] │ │ │ │ ssatne pc, #5, pc, asr #17 @ │ │ │ │ andcs r4, r3, r2, lsl #12 │ │ │ │ @ instruction: 0xf1174479 │ │ │ │ - stmdbvs fp!, {r0, r1, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs fp!, {r0, r1, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r7, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdavs r9!, {r0, r1, r3, r7, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ - bvs b2bd7c <__read_chk@plt+0xac69a8> │ │ │ │ + bvs b2bd0c <__read_chk@plt+0xac6938> │ │ │ │ vhsub.u8 d4, d16, d10 │ │ │ │ @ instruction: 0xf8538081 │ │ │ │ @ instruction: 0xf1bb8022 │ │ │ │ svclt 0x00180f00 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8dbdd04 │ │ │ │ strbmi r3, [r3, #-40] @ 0xffffffd8 │ │ │ │ eorshi pc, lr, #128 @ 0x80 │ │ │ │ @ instruction: 0x165cf8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7984479 │ │ │ │ - strmi lr, [r0], ip, lsl #31 │ │ │ │ + strmi lr, [r0], r4, asr #31 │ │ │ │ stccs 0, cr14, [r0, #-156] @ 0xffffff64 │ │ │ │ cmnphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ - blcs e5c50 <__read_chk@plt+0x8087c> │ │ │ │ + blcs e5be0 <__read_chk@plt+0x8080c> │ │ │ │ orrshi pc, r5, r0 │ │ │ │ @ instruction: 0xf853686a │ │ │ │ @ instruction: 0xf1000022 │ │ │ │ @ instruction: 0xf8dffd65 │ │ │ │ @ instruction: 0x46021638 │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - @ instruction: 0xf9e8f117 │ │ │ │ + @ instruction: 0xf990f117 │ │ │ │ cmplt r3, fp, lsr #18 │ │ │ │ cmplt r2, sl, lsr #16 │ │ │ │ @ instruction: 0xf8526869 │ │ │ │ - bcs d3c54 <__read_chk@plt+0x6e880> │ │ │ │ - bvs b42fe0 <__read_chk@plt+0xaddc0c> │ │ │ │ + bcs d3be4 <__read_chk@plt+0x6e810> │ │ │ │ + bvs b42f70 <__read_chk@plt+0xaddb9c> │ │ │ │ vhsub.u8 d20, d16, d10 │ │ │ │ @ instruction: 0xf8df81d9 │ │ │ │ andcs r1, r5, #20, 12 @ 0x1400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0062f798 │ │ │ │ + svc 0x009af798 │ │ │ │ stmdavs fp!, {r7, r9, sl, lr} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdavs sl!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ eoreq pc, r2, r3, asr r8 @ │ │ │ │ stc2l 1, cr15, [r0, #-0] │ │ │ │ andcs r4, r1, #70254592 @ 0x4300000 │ │ │ │ mrscs r9, (UNDEF: 0) │ │ │ │ @ instruction: 0xf0f62004 │ │ │ │ - blls 20a928 <__read_chk@plt+0x1a5554> │ │ │ │ + blls 20a8b8 <__read_chk@plt+0x1a54e4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf7fe5240 │ │ │ │ svcls 0x0004bf41 │ │ │ │ @ instruction: 0xf8df2200 │ │ │ │ stmdbls r4!, {r3, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ ldrbtmi r6, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ subsvs r6, sl, r2, lsl #1 │ │ │ │ stmdage r4!, {r0, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf804f11e │ │ │ │ + @ instruction: 0xffacf11d │ │ │ │ @ instruction: 0xf8df2001 │ │ │ │ @ instruction: 0xf8df25c4 │ │ │ │ ldrbtmi r3, [sl], #-1476 @ 0xfffffa3c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r4, #64 @ 0x40 │ │ │ │ pop {r0, r5, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ svcls 0x000435ac │ │ │ │ stmdbls r4!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r8!, {r9, sp} │ │ │ │ subsvs r6, sl, r2, lsl #1 │ │ │ │ stmdage r4!, {r0, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xffe6f11d │ │ │ │ + @ instruction: 0xff8ef11d │ │ │ │ strb r2, [r0, r0]! │ │ │ │ ldrne pc, [r0, #2271] @ 0x8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7984479 │ │ │ │ - pkhbtmi lr, r0, r8, lsl #30 │ │ │ │ + pkhtbmi lr, r0, r0, asr #30 │ │ │ │ stccs 7, cr14, [r0, #-716] @ 0xfffffd34 │ │ │ │ ldclge 4, cr15, [r7], #252 @ 0xfc │ │ │ │ svcls 0x00042101 │ │ │ │ - bvs b9d6b8 <__read_chk@plt+0xb382e4> │ │ │ │ - blle 35c6c0 <__read_chk@plt+0x2f72ec> │ │ │ │ + bvs b9d648 <__read_chk@plt+0xb38274> │ │ │ │ + blle 35c650 <__read_chk@plt+0x2f727c> │ │ │ │ @ instruction: 0xf1064658 │ │ │ │ strmi pc, [r0], sp, ror #23 │ │ │ │ - bvs 1380c0 <__read_chk@plt+0xd2cec> │ │ │ │ + bvs 138050 <__read_chk@plt+0xd2c7c> │ │ │ │ @ instruction: 0xf8d8b929 │ │ │ │ stmdbcs r0, {r3, r4, ip} │ │ │ │ @ instruction: 0x9704dcf1 │ │ │ │ ldrbmi lr, [r8], -r3, ror #9 │ │ │ │ - blx ff9080ce <__read_chk@plt+0xff8a2cfa> │ │ │ │ + blx ff90805e <__read_chk@plt+0xff8a2c8a> │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0x4601d0f3 │ │ │ │ @ instruction: 0x462a2310 │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf107a000 │ │ │ │ movwcs pc, #2619 @ 0xa3b @ │ │ │ │ movwls r4, #1578 @ 0x62a │ │ │ │ @ instruction: 0x23204649 │ │ │ │ @ instruction: 0xf1074658 │ │ │ │ stmibvs fp!, {r0, r1, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d980f0 │ │ │ │ - bcs d3ce8 <__read_chk@plt+0x6e914> │ │ │ │ + bcs d3c78 <__read_chk@plt+0x6e8a4> │ │ │ │ addhi pc, pc, r0, asr #32 │ │ │ │ @ instruction: 0x46292310 │ │ │ │ andls r4, r0, #88, 12 @ 0x5800000 │ │ │ │ mrrc2 0, 10, pc, r4, cr1 @ │ │ │ │ smlaltblt r6, r3, fp, r9 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - bvs 1b381cc <__read_chk@plt+0x1ad2df8> │ │ │ │ + bvs 1b3815c <__read_chk@plt+0x1ad2d88> │ │ │ │ svclt 0x0098428a │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ andcs sp, r0, #0, 18 │ │ │ │ strtmi r2, [r9], -r8, lsl #6 │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf0a1a000 │ │ │ │ strb pc, [r0, r1, asr #24] @ │ │ │ │ @@ -105043,32 +105015,32 @@ │ │ │ │ stmdavs sl!, {r0, r1, r4, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r9!, {r1, r6, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ vstrle s4, [r3, #-0] │ │ │ │ addmi r6, sl, #167936 @ 0x29000 │ │ │ │ teqphi ip, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ - blx fe70815e <__read_chk@plt+0xfe6a2d8a> │ │ │ │ + blx fe7080ee <__read_chk@plt+0xfe6a2d1a> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ - blge 1e08e48 <__read_chk@plt+0x1da3a74> │ │ │ │ + blge 1e08dd8 <__read_chk@plt+0x1da3a04> │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf1074658 │ │ │ │ stmdacs r1, {r0, r1, r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blge 1c08f58 <__read_chk@plt+0x1ba3b84> │ │ │ │ + blge 1c08ee8 <__read_chk@plt+0x1ba3b14> │ │ │ │ strtmi r4, [sl], -r3, lsl #12 │ │ │ │ ldrbmi r9, [r9], -r9, lsl #16 │ │ │ │ @ instruction: 0xff6cf107 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf894ab63 │ │ │ │ @ instruction: 0xf04330fe │ │ │ │ @ instruction: 0xf8840380 │ │ │ │ - blls 318174 <__read_chk@plt+0x2b2da0> │ │ │ │ + blls 318104 <__read_chk@plt+0x2b2d30> │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf47f459b │ │ │ │ - bls 976754 <__read_chk@plt+0x911380> │ │ │ │ + bls 9766e4 <__read_chk@plt+0x911310> │ │ │ │ vcgt.s8 d18, d0, d2 │ │ │ │ @ instruction: 0xf7ff18f9 │ │ │ │ strls fp, [r6, #-2682] @ 0xfffff586 │ │ │ │ mcrlt 7, 2, pc, cr12, cr14, {7} @ │ │ │ │ svccc 0x00fff1ba │ │ │ │ stmdbge r2!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf892e6a3 │ │ │ │ @@ -105093,75 +105065,75 @@ │ │ │ │ ldrcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ stmialt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xdc2d2b00 │ │ │ │ @ instruction: 0xf8cd683b │ │ │ │ @ instruction: 0xf5038088 │ │ │ │ @ instruction: 0xf7fe5240 │ │ │ │ - bvs 1b3b728 <__read_chk@plt+0x1ad6354> │ │ │ │ + bvs 1b3b6b8 <__read_chk@plt+0x1ad62e4> │ │ │ │ addmi r4, sl, #88, 12 @ 0x5800000 │ │ │ │ svclt 0x00814629 │ │ │ │ andcs r2, r0, #0, 6 │ │ │ │ tstcs r0, #0, 6 │ │ │ │ @ instruction: 0xf853bf9f │ │ │ │ movwcs r2, #34 @ 0x22 │ │ │ │ tstcs r0, #0, 6 │ │ │ │ - blx fef880b2 <__read_chk@plt+0xfef22cde> │ │ │ │ + blx fef88042 <__read_chk@plt+0xfef22c6e> │ │ │ │ ldmibmi r7!, {r2, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - mrc 7, 1, APSR_nzcv, cr10, cr8, {4} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr2, cr8, {4} │ │ │ │ strmi r4, [r3], -r2, asr #12 │ │ │ │ andcs r4, r4, r9, asr #12 │ │ │ │ @ instruction: 0xf03746c1 │ │ │ │ - blls 20b2b4 <__read_chk@plt+0x1a5ee0> │ │ │ │ + blls 20b244 <__read_chk@plt+0x1a5e70> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ stccs 2, cr5, [r0, #-256] @ 0xffffff00 │ │ │ │ ldmdbge r2!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ mcrlt 7, 1, pc, cr0, cr14, {7} @ │ │ │ │ andcs r4, r5, #3883008 @ 0x3b4000 │ │ │ │ strbmi r2, [r2], r0 │ │ │ │ @ instruction: 0xf7984479 │ │ │ │ - andcs lr, r1, #36, 28 @ 0x240 │ │ │ │ + andcs lr, r1, #92, 28 @ 0x5c0 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0372004 │ │ │ │ @ instruction: 0xf8cdfd05 │ │ │ │ stccs 0, cr8, [r0, #-544] @ 0xfffffde0 │ │ │ │ ldmge r4!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00fcf7fe │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx fff8828a <__read_chk@plt+0xfff22eb6> │ │ │ │ + blx fff8821a <__read_chk@plt+0xfff22e46> │ │ │ │ strmi r4, [r2], -r2, ror #19 │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - @ instruction: 0xf87ef117 │ │ │ │ + @ instruction: 0xf826f117 │ │ │ │ ldrbtmi r4, [r9], #-2528 @ 0xfffff620 │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ - mcr 7, 0, pc, cr6, cr8, {4} @ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr14, cr8, {4} │ │ │ │ @ instruction: 0xf04f4680 │ │ │ │ @ instruction: 0xe6a730ff │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx ffa882b2 <__read_chk@plt+0xffa22ede> │ │ │ │ + blx ffa88242 <__read_chk@plt+0xffa22e6e> │ │ │ │ @ instruction: 0x460249da │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - @ instruction: 0xf86af117 │ │ │ │ + @ instruction: 0xf812f117 │ │ │ │ ldrbtmi r4, [r9], #-2520 @ 0xfffff628 │ │ │ │ ldrmi lr, [sl], -sl, ror #15 │ │ │ │ strtmi r9, [r9], -r0, lsl #6 │ │ │ │ @ instruction: 0x46582310 │ │ │ │ - blx 1b08156 <__read_chk@plt+0x1aa2d82> │ │ │ │ + blx 1b080e6 <__read_chk@plt+0x1aa2d12> │ │ │ │ @ instruction: 0xf04fe712 │ │ │ │ @ instruction: 0xf10030ff │ │ │ │ ldmibmi r2, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r3, r2, lsl #12 │ │ │ │ - @ instruction: 0xf1174479 │ │ │ │ - @ instruction: 0xe66bf855 │ │ │ │ + @ instruction: 0xf1164479 │ │ │ │ + uqsub8 pc, fp, sp @ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx ff2882f2 <__read_chk@plt+0xff222f1e> │ │ │ │ + blx ff288282 <__read_chk@plt+0xff222eae> │ │ │ │ strmi r4, [r2], -sp, asr #19 │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - @ instruction: 0xf84af117 │ │ │ │ + @ instruction: 0xfff2f116 │ │ │ │ ldreq lr, [r2, r5, lsr #12] │ │ │ │ svcge 0x00bcf53e │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsgt pc, lr, r2, r8 @ │ │ │ │ mcrreq 0, 1, pc, r0, cr12 @ │ │ │ │ @ instruction: 0xf8d3d123 │ │ │ │ movwlt r0, #192 @ 0xc0 │ │ │ │ @@ -105198,220 +105170,220 @@ │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ stcle 15, cr0, [r3, #-0] │ │ │ │ ldrdcc pc, [r8], -fp @ │ │ │ │ subsle r4, sl, #281018368 @ 0x10c00000 │ │ │ │ andcs r4, r5, #2637824 @ 0x284000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [lr, #-608]! @ 0xfffffda0 │ │ │ │ + ldc 7, cr15, [r6, #608]! @ 0x260 │ │ │ │ ldr r4, [sl], -r0, lsl #13 │ │ │ │ eorne pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf8d3e6c1 │ │ │ │ ldrhls r0, [r4, -ip] │ │ │ │ - blx d083aa <__read_chk@plt+0xca2fd6> │ │ │ │ + blx d0833a <__read_chk@plt+0xca2f66> │ │ │ │ stmdacs r0, {r2, r4, r8, fp, ip, pc} │ │ │ │ svcls 0x0004d07f │ │ │ │ ldmdavs fp!, {r2, r4, r8, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx a883be <__read_chk@plt+0xa22fea> │ │ │ │ + blx a8834e <__read_chk@plt+0xa22f7a> │ │ │ │ ldmdbls r4, {r0, r1, fp, sp, lr} │ │ │ │ rsbsle r2, r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf8d3683b │ │ │ │ @ instruction: 0xf0f900bc │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8939914 │ │ │ │ @ instruction: 0xf013306c │ │ │ │ rsble r0, r8, r0, lsl pc │ │ │ │ @ instruction: 0x468b683b │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stcllt 7, cr15, [sl, #-1016] @ 0xfffffc08 │ │ │ │ ldrbmi r4, [r8], -r1, asr #12 │ │ │ │ - cdp2 1, 14, cr15, cr12, cr10, {1} │ │ │ │ + cdp2 1, 9, cr15, cr4, cr10, {1} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf890adbb │ │ │ │ @ instruction: 0x075b305e │ │ │ │ ldcge 5, cr15, [r6, #508]! @ 0x1fc │ │ │ │ cmplt r3, fp, lsr #16 │ │ │ │ @ instruction: 0xf853686a │ │ │ │ stmdbcs r0, {r1, r5, ip} │ │ │ │ andcs sp, r0, #3, 26 @ 0xc0 │ │ │ │ @ instruction: 0xf0a64658 │ │ │ │ @ instruction: 0x4640fdfb │ │ │ │ - blx 98843a <__read_chk@plt+0x923066> │ │ │ │ + blx 9883ca <__read_chk@plt+0x922ff6> │ │ │ │ @ instruction: 0x46014a7d │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf12d4658 │ │ │ │ - @ instruction: 0xf03eff4f │ │ │ │ + @ instruction: 0xf03efef7 │ │ │ │ ldmdbmi sl!, {r0, r1, r2, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7984479 │ │ │ │ - strmi lr, [r0], ip, lsr #26 │ │ │ │ + strmi lr, [r0], r4, ror #26 │ │ │ │ strbmi lr, [r1], -r7, asr #11 │ │ │ │ @ instruction: 0xf12a4658 │ │ │ │ - stmdacs r0, {r0, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf890d09e │ │ │ │ @ instruction: 0x075a305e │ │ │ │ stmdavs fp!, {r1, r3, r4, r7, sl, ip, lr, pc} │ │ │ │ stmdavs sl!, {r0, r1, r6, r8, ip, sp, pc}^ │ │ │ │ eorne pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xdd032900 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #4 │ │ │ │ ldc2l 0, cr15, [r2, #664] @ 0x298 │ │ │ │ @ instruction: 0xf1004640 │ │ │ │ - bmi 1bcac70 <__read_chk@plt+0x1b6589c> │ │ │ │ + bmi 1bcac00 <__read_chk@plt+0x1b6582c> │ │ │ │ movwcs r4, #17921 @ 0x4601 │ │ │ │ @ instruction: 0x4658447a │ │ │ │ - @ instruction: 0xff26f12d │ │ │ │ + cdp2 1, 12, cr15, cr14, cr13, {1} │ │ │ │ mrc2 0, 0, pc, cr14, cr14, {1} │ │ │ │ andcs r4, r5, #1687552 @ 0x19c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r2, #-608] @ 0xfffffda0 │ │ │ │ + ldc 7, cr15, [sl, #-608]! @ 0xfffffda0 │ │ │ │ ldr r4, [lr, #1664] @ 0x680 │ │ │ │ strtmi r2, [sl], -r2, lsl #6 │ │ │ │ @ instruction: 0x46284659 │ │ │ │ @ instruction: 0xf818f0a1 │ │ │ │ @ instruction: 0xf47e3001 │ │ │ │ @ instruction: 0xf7ffaedd │ │ │ │ - blmi 18ba210 <__read_chk@plt+0x1854e3c> │ │ │ │ + blmi 18ba1a0 <__read_chk@plt+0x1854dcc> │ │ │ │ ldrbtmi r9, [fp], #-3844 @ 0xfffff0fc │ │ │ │ - blls 2057e8 <__read_chk@plt+0x1a0414> │ │ │ │ + blls 205778 <__read_chk@plt+0x1a03a4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r7, r9, sl, lr} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x93222300 │ │ │ │ ldcllt 7, cr15, [lr], {254} @ 0xfe │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - blvs fe577e24 <__read_chk@plt+0xfe512a50> │ │ │ │ + blvs fe577db4 <__read_chk@plt+0xfe5129e0> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf47f0202 │ │ │ │ @ instruction: 0xf8d3af49 │ │ │ │ @ instruction: 0xf0f900bc │ │ │ │ @ instruction: 0xb190fa95 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx fe4884ec <__read_chk@plt+0xfe423118> │ │ │ │ + blx fe48847c <__read_chk@plt+0xfe4230a8> │ │ │ │ cmplt r3, r3, lsl #16 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx fe2884fc <__read_chk@plt+0xfe223128> │ │ │ │ + blx fe28848c <__read_chk@plt+0xfe2230b8> │ │ │ │ @ instruction: 0xf8936803 │ │ │ │ ldrbeq r3, [fp], ip, rrx │ │ │ │ - blls 20115c <__read_chk@plt+0x19bd88> │ │ │ │ + blls 2010ec <__read_chk@plt+0x19bd18> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fb │ │ │ │ - blcs cccef4 <__read_chk@plt+0xc67b20> │ │ │ │ + blcs ccce84 <__read_chk@plt+0xc67ab0> │ │ │ │ @ instruction: 0xf1b9bf08 │ │ │ │ @ instruction: 0xf47f0f03 │ │ │ │ ldrb sl, [r0, #2427]! @ 0x97b │ │ │ │ ldrsbtcc pc, [ip], r7 @ │ │ │ │ @ instruction: 0xf47f459b │ │ │ │ @ instruction: 0xe71ba891 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf894ab30 │ │ │ │ @ instruction: 0x069b3117 │ │ │ │ - blge bc9758 <__read_chk@plt+0xb64384> │ │ │ │ + blge bc96e8 <__read_chk@plt+0xb64314> │ │ │ │ mcrlt 7, 4, pc, cr12, cr14, {7} @ │ │ │ │ svceq 0x0003f1b9 │ │ │ │ svclt 0x000c462a │ │ │ │ movwcs r2, #4866 @ 0x1302 │ │ │ │ ldrbmi r9, [r9], -r9, lsl #16 │ │ │ │ - blx 1f8a120 <__read_chk@plt+0x1f24d4c> │ │ │ │ + blx 1f8a0b0 <__read_chk@plt+0x1f24cdc> │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ stclt 7, cr15, [ip], {254} @ 0xfe │ │ │ │ tstcs r0, r0, lsr sl │ │ │ │ ldrbtmi r9, [sl], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0x60516099 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strb sl, [fp, #-3434]! @ 0xfffff296 │ │ │ │ - ldc 7, cr15, [r2], {152} @ 0x98 │ │ │ │ + mcrr 7, 9, pc, sl, cr8 @ │ │ │ │ cmnlt fp, fp, lsr #16 │ │ │ │ @ instruction: 0xf853686a │ │ │ │ strtmi r3, [sl], -r2, lsr #32 │ │ │ │ ldrbmi r9, [r9], -r9, lsl #16 │ │ │ │ stc2l 1, cr15, [r0], #-28 @ 0xffffffe4 │ │ │ │ ldmdavs fp, {r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcllt 7, cr15, [r0], #-1016 @ 0xfffffc08 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ svclt 0x0000e7f1 │ │ │ │ andeq r0, r0, r5, lsr #24 │ │ │ │ - eorseq r2, fp, r4, asr #5 │ │ │ │ - @ instruction: 0x00184ab8 │ │ │ │ - andseq r1, r9, r2, ror #30 │ │ │ │ + eorseq r2, fp, r4, lsr r3 │ │ │ │ + andseq r4, r8, ip, asr #19 │ │ │ │ + andseq r1, r9, r6, ror lr │ │ │ │ andeq r1, r0, ip, asr #9 │ │ │ │ - ldrsbteq r1, [fp], -r0 │ │ │ │ - andseq r9, ip, r2, lsl pc │ │ │ │ - andseq r1, r9, lr, asr sp │ │ │ │ - andseq r1, r9, sl, asr #25 │ │ │ │ - andseq r1, r9, r8, asr sp │ │ │ │ - andseq r1, r9, r8, lsr #26 │ │ │ │ - mulseq r9, sl, ip │ │ │ │ - andseq r1, r9, sl, lsl #25 │ │ │ │ - eorseq r1, fp, lr, lsr sp │ │ │ │ - eorseq r2, r5, sl, asr #24 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, fp, r8, lsl #26 │ │ │ │ - andseq r1, r9, r0, asr #24 │ │ │ │ - andseq r1, r9, r6, lsl #20 │ │ │ │ - andseq r1, r9, sl, asr #18 │ │ │ │ - andseq r1, r9, ip, asr #18 │ │ │ │ - andseq r1, r9, r6, asr #19 │ │ │ │ - @ instruction: 0x001919d6 │ │ │ │ - andseq r1, r9, r6, ror #19 │ │ │ │ - @ instruction: 0x001919fa │ │ │ │ - andseq r1, r9, r4, ror r9 │ │ │ │ - andseq r1, r9, r6, lsr #19 │ │ │ │ - andseq r1, r9, r2, asr #17 │ │ │ │ - andseq lr, r8, r6, lsl #15 │ │ │ │ - andseq r1, r9, r0, lsl #17 │ │ │ │ - andseq lr, r8, r4, lsr r7 │ │ │ │ - andseq r1, r9, r6, ror #15 │ │ │ │ - mlaseq fp, sl, r8, r1 │ │ │ │ - ldrsbteq r1, [fp], -sl │ │ │ │ + eorseq r2, fp, r0, asr #32 │ │ │ │ + andseq r9, ip, r6, lsr #28 │ │ │ │ + andseq r1, r9, r2, ror ip │ │ │ │ + @ instruction: 0x00191bde │ │ │ │ + andseq r1, r9, ip, ror #24 │ │ │ │ + andseq r1, r9, ip, lsr ip │ │ │ │ + andseq r1, r9, lr, lsr #23 │ │ │ │ + mulseq r9, lr, fp │ │ │ │ + eorseq r1, fp, lr, lsr #27 │ │ │ │ + ldrhteq r2, [r5], -sl │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r1, fp, r8, ror sp │ │ │ │ + andseq r1, r9, r4, asr fp │ │ │ │ + andseq r1, r9, sl, lsl r9 │ │ │ │ + andseq r1, r9, lr, asr r8 │ │ │ │ + andseq r1, r9, r0, ror #16 │ │ │ │ + @ instruction: 0x001918da │ │ │ │ + andseq r1, r9, sl, ror #17 │ │ │ │ + @ instruction: 0x001918fa │ │ │ │ + andseq r1, r9, lr, lsl #18 │ │ │ │ + andseq r1, r9, r8, lsl #17 │ │ │ │ + @ instruction: 0x001918ba │ │ │ │ + @ instruction: 0x001917d6 │ │ │ │ + mulseq r8, sl, r6 │ │ │ │ + mulseq r9, r4, r7 │ │ │ │ + andseq lr, r8, r8, asr #12 │ │ │ │ + @ instruction: 0x001916fa │ │ │ │ + eorseq r1, fp, sl, lsl #18 │ │ │ │ + eorseq r1, fp, sl, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec23450 <__read_chk@plt+0xfebbe07c> │ │ │ │ + bl fec233e0 <__read_chk@plt+0xfebbe00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi sl, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addlt r4, r3, r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - mrc2 1, 4, pc, cr6, cr6, {0} │ │ │ │ + mrc2 1, 1, pc, cr14, cr6, {0} │ │ │ │ @ instruction: 0xf8d2f0bf │ │ │ │ ldmib r4, {r0, r5, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf104352f │ │ │ │ strtmi r0, [r0], -r5, asr #5 │ │ │ │ @ instruction: 0xf7fe9500 │ │ │ │ andlt pc, r3, r1, lsr #23 │ │ │ │ svclt 0x0000bd30 │ │ │ │ - andseq r1, r9, sl, lsl #13 │ │ │ │ + mulseq r9, lr, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2348c <__read_chk@plt+0xfebbe0b8> │ │ │ │ + bl fec2341c <__read_chk@plt+0xfebbe048> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi sl, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ addlt r4, r3, r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - mrc2 1, 3, pc, cr8, cr6, {0} │ │ │ │ + mcr2 1, 1, pc, cr0, cr6, {0} @ │ │ │ │ @ instruction: 0xf8c6f0bf │ │ │ │ ldmib r4, {r0, r5, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf104352f │ │ │ │ strtmi r0, [r0], -r5, asr #5 │ │ │ │ @ instruction: 0xf7fe9500 │ │ │ │ andlt pc, r3, r3, lsl #23 │ │ │ │ svclt 0x0000bd30 │ │ │ │ - andseq r1, r9, sl, ror #12 │ │ │ │ + andseq r1, r9, lr, ror r5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrsbtpl pc, [ip], r0 @ │ │ │ │ cdpmi 0, 5, cr11, cr6, cr3, {4} │ │ │ │ ldrbtmi r4, [lr], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - blmi 15ec534 <__read_chk@plt+0x1587160> │ │ │ │ + blmi 15ec4c4 <__read_chk@plt+0x15870f0> │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ ldrbtmi r8, [r8], #336 @ 0x150 │ │ │ │ stmdavc r0, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldmdavs r3!, {r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, fp, r3, r8 @ │ │ │ │ cmnpeq r0, #3 @ p-variant is OBSOLETE │ │ │ │ @@ -105423,24 +105395,24 @@ │ │ │ │ smlalscc pc, fp, r2, r8 @ │ │ │ │ msreq SPSR_, #3 │ │ │ │ tstle r3, r0, lsr #22 │ │ │ │ smlalscc pc, lr, r2, r8 @ │ │ │ │ ldrle r0, [r2, #-1626] @ 0xfffff9a6 │ │ │ │ andcs r4, r1, r4, asr #18 │ │ │ │ @ instruction: 0xf1164479 │ │ │ │ - @ instruction: 0xf0bffe2f │ │ │ │ + @ instruction: 0xf0bffdd7 │ │ │ │ ldmib r4, {r0, r1, r3, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf104352f │ │ │ │ stmdbvs r1!, {r0, r2, r6, r7, r9} │ │ │ │ strls r4, [r0, #-1568] @ 0xfffff9e0 │ │ │ │ - blx f8a342 <__read_chk@plt+0xf24f6e> │ │ │ │ + blx f8a2d2 <__read_chk@plt+0xf24efe> │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d183f0 │ │ │ │ - blcs d8654 <__read_chk@plt+0x73280> │ │ │ │ - blvs fe7c06f8 <__read_chk@plt+0xfe75b324> │ │ │ │ + blcs d85e4 <__read_chk@plt+0x73210> │ │ │ │ + blvs fe7c0688 <__read_chk@plt+0xfe75b2b4> │ │ │ │ @ instruction: 0xf0333b07 │ │ │ │ mvnle r0, r2, lsl #6 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xf95ef0f9 │ │ │ │ ldmdavs r3!, {r7, r8, ip, sp, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf958f0f9 │ │ │ │ @@ -105448,23 +105420,23 @@ │ │ │ │ @ instruction: 0xf8d36833 │ │ │ │ @ instruction: 0xf0f900bc │ │ │ │ stmdavs r3, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strble r0, [sp], #1755 @ 0x6db │ │ │ │ andcs r4, r1, ip, lsr #18 │ │ │ │ @ instruction: 0xf1164479 │ │ │ │ - @ instruction: 0xf0bffdfd │ │ │ │ + @ instruction: 0xf0bffda5 │ │ │ │ strb pc, [ip, fp, asr #16] @ │ │ │ │ @ instruction: 0xf0f94628 │ │ │ │ @ instruction: 0xf8d4f941 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7, ip, lr} │ │ │ │ strtmi sp, [r8], -ip, lsr #1 │ │ │ │ @ instruction: 0xf93af0f9 │ │ │ │ @ instruction: 0xf8d46803 │ │ │ │ - blcs e06a8 <__read_chk@plt+0x7b2d4> │ │ │ │ + blcs e0638 <__read_chk@plt+0x7b264> │ │ │ │ strtmi sp, [r8], -r4, lsr #1 │ │ │ │ @ instruction: 0xf932f0f9 │ │ │ │ @ instruction: 0xf8d46803 │ │ │ │ @ instruction: 0xf89350bc │ │ │ │ ldrbeq r3, [r9], ip, rrx │ │ │ │ @ instruction: 0xf504d59a │ │ │ │ @ instruction: 0xf9995940 │ │ │ │ @@ -105480,164 +105452,164 @@ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscs pc, lr, r9, lsl #17 │ │ │ │ rscscc pc, r4, r9, lsl #17 │ │ │ │ ldrsbtpl pc, [ip], r4 @ │ │ │ │ stmdbmi lr, {r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7984479 │ │ │ │ - andcs lr, r3, #76, 22 @ 0x13000 │ │ │ │ + andcs lr, r3, #132, 22 @ 0x21000 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0372004 │ │ │ │ - blmi 34acd8 <__read_chk@plt+0x2e5904> │ │ │ │ + blmi 34ac68 <__read_chk@plt+0x2e5894> │ │ │ │ ldrbtmi r4, [sl], #-2569 @ 0xfffff5f7 │ │ │ │ ldmpl r3!, {r1, r5, r6, sp, lr}^ │ │ │ │ str r6, [fp, r3, lsr #32] │ │ │ │ - eorseq r2, r5, sl, lsr #11 │ │ │ │ + eorseq r2, r5, sl, lsl r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffffd3 │ │ │ │ - @ instruction: 0x001915bc │ │ │ │ - andseq r1, r9, r4, ror r5 │ │ │ │ - andseq r1, r9, r0, lsl r5 │ │ │ │ + @ instruction: 0x001914d0 │ │ │ │ + andseq r1, r9, r8, lsl #9 │ │ │ │ + andseq r1, r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec23658 <__read_chk@plt+0xfebbe284> │ │ │ │ + bl fec235e8 <__read_chk@plt+0xfebbe214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8, #-960] @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [sp], #-3096 @ 0xfffff3e8 │ │ │ │ stmdavs r9!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstlt r0, r8, asr #17 │ │ │ │ - blcs 12667c <__read_chk@plt+0xc12a8> │ │ │ │ - blmi 6434ac <__read_chk@plt+0x5de0d8> │ │ │ │ + blcs 12660c <__read_chk@plt+0xc1238> │ │ │ │ + blmi 64343c <__read_chk@plt+0x5de068> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ mcrlt 7, 4, pc, cr2, cr13, {7} @ │ │ │ │ - blx ffe08846 <__read_chk@plt+0xffda3472> │ │ │ │ + blx ffe087d6 <__read_chk@plt+0xffda3402> │ │ │ │ stmdavs r9!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ mrc2 7, 3, pc, cr2, cr13, {7} │ │ │ │ ldmib r3, {r0, r1, r3, r5, r6, fp, sp, lr}^ │ │ │ │ pop {r0, r1, ip} │ │ │ │ @ instruction: 0xf0ec4038 │ │ │ │ svclt 0x0000bb8d │ │ │ │ - ldrshteq r1, [fp], -lr │ │ │ │ - eorseq r2, r5, r0, lsr #8 │ │ │ │ + eorseq r1, fp, lr, ror #10 │ │ │ │ + mlaseq r5, r0, r4, r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0x46044dd4 │ │ │ │ ldrdlt r4, [sp], r4 @ │ │ │ │ @ instruction: 0x4616447d │ │ │ │ pkhtbmi r4, fp, r3, asr #21 │ │ │ │ ldrbtmi r5, [sl], #-2539 @ 0xfffff615 │ │ │ │ ldmdavs r8, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ addsmi r6, r1, #8454144 @ 0x810000 │ │ │ │ - bmi ff500518 <__read_chk@plt+0xff49b144> │ │ │ │ + bmi ff5004a8 <__read_chk@plt+0xff49b0d4> │ │ │ │ ldrbtmi r6, [sl], #-2113 @ 0xfffff7bf │ │ │ │ mulle r2, r1, r2 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ ldrbtmi r8, [r8], #820 @ 0x334 │ │ │ │ ldrdne pc, [r4], -r8 │ │ │ │ rscsle r2, r5, r0, lsl #18 │ │ │ │ adcmi r6, r2, #163840 @ 0x28000 │ │ │ │ @ instruction: 0xf8d0d1f2 │ │ │ │ @ instruction: 0xf8d000c0 │ │ │ │ @ instruction: 0xf1baa028 │ │ │ │ mvnle r0, r0, lsl #30 │ │ │ │ - bl fefa656c <__read_chk@plt+0xfef41198> │ │ │ │ + bl fefa64fc <__read_chk@plt+0xfef41128> │ │ │ │ strbtle r0, [r7], #1799 @ 0x707 │ │ │ │ adcsmi r6, sl, #4849664 @ 0x4a0000 │ │ │ │ tstcs r1, r4, ror #27 │ │ │ │ @ instruction: 0xf852f0a1 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 2ac790 <__read_chk@plt+0x2473bc> │ │ │ │ + blls 2ac720 <__read_chk@plt+0x24734c> │ │ │ │ @ instruction: 0xf5016819 │ │ │ │ @ instruction: 0xf8905040 │ │ │ │ @ instruction: 0xf00220fb │ │ │ │ - bcs 8cced8 <__read_chk@plt+0x867b04> │ │ │ │ + bcs 8cce68 <__read_chk@plt+0x867a94> │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ smlalscs pc, lr, r0, r8 @ │ │ │ │ subeq pc, r0, #18 │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ ldrdeq pc, [r0], #129 @ 0x81 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blvs fe0ec854 <__read_chk@plt+0xfe087480> │ │ │ │ + blvs fe0ec7e4 <__read_chk@plt+0xfe087410> │ │ │ │ @ instruction: 0xf0303807 │ │ │ │ svclt 0x00180302 │ │ │ │ @ instruction: 0xf000920b │ │ │ │ @ instruction: 0xf8d180f0 │ │ │ │ smlawtlt r2, r0, r0, r2 │ │ │ │ - bcc 2a73d4 <__read_chk@plt+0x242000> │ │ │ │ + bcc 2a7364 <__read_chk@plt+0x241f90> │ │ │ │ movweq pc, #8242 @ 0x2032 @ │ │ │ │ ldrbmi sp, [r9], r8, asr #32 │ │ │ │ ldrbmi r4, [r9], -fp, lsr #21 │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmvs r8, {r1, r3, r4, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0x8014f8d3 │ │ │ │ andne lr, r7, #2048 @ 0x800 │ │ │ │ ldmibvs sl, {r1, r3, r9, ip, pc}^ │ │ │ │ andls r6, r8, #372736 @ 0x5b000 │ │ │ │ @ instruction: 0xf0cc9309 │ │ │ │ - blls 2cb864 <__read_chk@plt+0x266490> │ │ │ │ + blls 2cb7f4 <__read_chk@plt+0x266420> │ │ │ │ ldmdavs r8, {r1, r7, r9, sl, lr} │ │ │ │ cmpppl r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ smlalscs pc, fp, r1, r8 @ │ │ │ │ rsbeq pc, r0, #2 │ │ │ │ tstle ip, r0, lsr #20 │ │ │ │ smlalscs pc, lr, r1, r8 @ │ │ │ │ strle r0, [r8], #-1618 @ 0xfffff9ae │ │ │ │ ldrdcs pc, [r0], #128 @ 0x80 │ │ │ │ - blvs fe578a84 <__read_chk@plt+0xfe5136b0> │ │ │ │ + blvs fe578a14 <__read_chk@plt+0xfe513640> │ │ │ │ @ instruction: 0xf0323a07 │ │ │ │ @ instruction: 0xf0000302 │ │ │ │ - blmi fe6ec848 <__read_chk@plt+0xfe687474> │ │ │ │ + blmi fe6ec7d8 <__read_chk@plt+0xfe687404> │ │ │ │ @ instruction: 0x4620465a │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwcs r6, #18649 @ 0x48d9 │ │ │ │ mrc2 0, 2, pc, cr2, cr15, {4} │ │ │ │ strbmi r9, [sl], -sl, lsl #22 │ │ │ │ ldrtmi r9, [r9], -r2, lsl #6 │ │ │ │ movwls r9, #6921 @ 0x1b09 │ │ │ │ stmib sp, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldrtmi sl, [r0], -r3 │ │ │ │ strbmi r9, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xff16f7fc │ │ │ │ stmiapl fp!, {r0, r2, r3, r7, r8, r9, fp, lr}^ │ │ │ │ andlt r6, sp, r8, lsl r8 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - stcllt 7, cr15, [r2, #-608]! @ 0xfffffda0 │ │ │ │ + ldclt 7, cr15, [sl, #608] @ 0x260 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ @ instruction: 0xfffcf0f8 │ │ │ │ - blls 2b8c70 <__read_chk@plt+0x25389c> │ │ │ │ + blls 2b8c00 <__read_chk@plt+0x25382c> │ │ │ │ @ instruction: 0xf8d2681a │ │ │ │ @ instruction: 0xf0f800bc │ │ │ │ stmdavs r2, {r0, r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 2b8b88 <__read_chk@plt+0x2537b4> │ │ │ │ + blls 2b8b18 <__read_chk@plt+0x253744> │ │ │ │ @ instruction: 0xf8d2681a │ │ │ │ @ instruction: 0xf0f800bc │ │ │ │ stmdavs r2, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscs ip, r2, r8, pc @ │ │ │ │ ldrle r0, [lr], #1745 @ 0x6d1 │ │ │ │ - blcs f3284 <__read_chk@plt+0x8deb0> │ │ │ │ - blls 3c0768 <__read_chk@plt+0x35b394> │ │ │ │ + blcs f3214 <__read_chk@plt+0x8de40> │ │ │ │ + blls 3c06f8 <__read_chk@plt+0x35b324> │ │ │ │ ldrdls pc, [r4], -r3 │ │ │ │ movwcs lr, #1944 @ 0x798 │ │ │ │ movwls r4, #46809 @ 0xb6d9 │ │ │ │ - blls 2c64bc <__read_chk@plt+0x2610e8> │ │ │ │ + blls 2c644c <__read_chk@plt+0x261078> │ │ │ │ ldmdavs sl, {r0, r8, sp} │ │ │ │ ldrdeq pc, [r0], #130 @ 0x82 │ │ │ │ @ instruction: 0xffb6f0a0 │ │ │ │ tstcs r0, r7, lsl #22 │ │ │ │ ldmdavs sl, {r0, r1, r2, r9, sl, lr} │ │ │ │ ldrdeq pc, [r0], #130 @ 0x82 │ │ │ │ @ instruction: 0xffaef0a0 │ │ │ │ @@ -105649,32 +105621,32 @@ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ svcmi 0x006b809c │ │ │ │ ldrmi r9, [r5], -r9, lsl #10 │ │ │ │ movwcs r4, #17535 @ 0x447f │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ ldc2l 0, cr15, [r4, #636]! @ 0x27c │ │ │ │ strbmi fp, [r1, #2376] @ 0x948 │ │ │ │ - blmi 1a80764 <__read_chk@plt+0x1a1b390> │ │ │ │ + blmi 1a806f4 <__read_chk@plt+0x1a1b320> │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1605 @ 0xfffff9bb │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ - blls 306688 <__read_chk@plt+0x2a12b4> │ │ │ │ + blls 306618 <__read_chk@plt+0x2a1244> │ │ │ │ @ instruction: 0xf10ab963 │ │ │ │ strbmi r0, [r1, #2561] @ 0xa01 │ │ │ │ ldmdavs fp!, {r2, r3, r4, ip, lr, pc}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldmvs r9, {r0, r2, r6, r9, sl, lr}^ │ │ │ │ movwcs lr, #2019 @ 0x7e3 │ │ │ │ ldrb r9, [r4, -fp, lsl #6] │ │ │ │ ldclmi 6, cr4, [fp, #-168] @ 0xffffff58 │ │ │ │ @ instruction: 0x46202310 │ │ │ │ stmdavs r9!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf09f68c9 │ │ │ │ stmdblt r8, {r0, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - beq 148b28 <__read_chk@plt+0xe3754> │ │ │ │ + beq 148ab8 <__read_chk@plt+0xe36e4> │ │ │ │ andle r4, r5, r1, asr #11 │ │ │ │ @ instruction: 0xf108686b │ │ │ │ strbmi r0, [r5], -r1, lsl #16 │ │ │ │ @ instruction: 0xe7cc68d9 │ │ │ │ ldrbmi r9, [r7], -r9, lsl #26 │ │ │ │ @ instruction: 0xf8d0e717 │ │ │ │ @ instruction: 0xf0f800bc │ │ │ │ @@ -105703,34 +105675,34 @@ │ │ │ │ @ instruction: 0xff56f0f8 │ │ │ │ cmplt r2, r2, lsl #16 │ │ │ │ ldmdavs sl, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r2 @ │ │ │ │ @ instruction: 0xff4ef0f8 │ │ │ │ @ instruction: 0xf8926802 │ │ │ │ ldrbeq r2, [r3], ip, rrx │ │ │ │ - bmi dc17d4 <__read_chk@plt+0xd5c400> │ │ │ │ + bmi dc1764 <__read_chk@plt+0xd5c390> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrsblt r6, [sl, #-130] @ 0xffffff7e │ │ │ │ @ instruction: 0xf1bb6911 │ │ │ │ stcle 15, cr0, [r7, #-0] │ │ │ │ - bvs 578c6c <__read_chk@plt+0x513898> │ │ │ │ + bvs 578bfc <__read_chk@plt+0x513828> │ │ │ │ stcle 5, cr4, [r3], {147} @ 0x93 │ │ │ │ eorne pc, fp, r1, asr r8 @ │ │ │ │ teqle r8, r0, lsl #18 │ │ │ │ movwls r2, #45824 @ 0xb300 │ │ │ │ ldmdavs r9, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, r1, lsl #10 │ │ │ │ smlalscs pc, fp, r0, r8 @ │ │ │ │ rsbeq pc, r0, #2 │ │ │ │ @ instruction: 0xf47f2a20 │ │ │ │ @ instruction: 0xf890aee2 │ │ │ │ @ instruction: 0x065020fe │ │ │ │ mrcge 5, 6, APSR_nzcv, cr5, cr15, {3} │ │ │ │ @ instruction: 0xf8dfe6db │ │ │ │ - blmi 974a00 <__read_chk@plt+0x90f62c> │ │ │ │ + blmi 974990 <__read_chk@plt+0x90f5bc> │ │ │ │ ldrbtmi r4, [fp], #-1274 @ 0xfffffb06 │ │ │ │ tstcs r0, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xf09f4620 │ │ │ │ cmnplt r0, r7, asr sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf10845c1 │ │ │ │ @ instruction: 0xf43f0801 │ │ │ │ @ instruction: 0xf8daaea6 │ │ │ │ @@ -105743,83 +105715,83 @@ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr5, cr15, {1} │ │ │ │ strbmi r9, [r2], -r8, lsl #22 │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4620e7df │ │ │ │ cdp2 1, 2, cr15, cr4, cr5, {0} │ │ │ │ strb r9, [r3, fp] │ │ │ │ - eorseq r2, r5, r0, lsr #7 │ │ │ │ + eorseq r2, r5, r0, lsl r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffff5f │ │ │ │ @ instruction: 0xfffffdbf │ │ │ │ - eorseq r1, fp, r2, asr r4 │ │ │ │ - eorseq r1, fp, r8, asr #7 │ │ │ │ - eorseq r1, fp, r4, ror r3 │ │ │ │ + eorseq r1, fp, r2, asr #9 │ │ │ │ + eorseq r1, fp, r8, lsr r4 │ │ │ │ + eorseq r1, fp, r4, ror #7 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrhteq r1, [fp], -r8 │ │ │ │ - mlaseq fp, lr, r2, r1 │ │ │ │ - eorseq r1, fp, r0, ror r2 │ │ │ │ - eorseq r1, fp, r2, lsl r2 │ │ │ │ - eorseq r1, fp, ip, asr #3 │ │ │ │ - eorseq r1, fp, r0, lsl #3 │ │ │ │ - eorseq r1, fp, lr, ror r1 │ │ │ │ + eorseq r1, fp, r8, lsr #6 │ │ │ │ + eorseq r1, fp, lr, lsl #6 │ │ │ │ + eorseq r1, fp, r0, ror #5 │ │ │ │ + eorseq r1, fp, r2, lsl #5 │ │ │ │ + eorseq r1, fp, ip, lsr r2 │ │ │ │ + ldrshteq r1, [fp], -r0 │ │ │ │ + eorseq r1, fp, lr, ror #3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ stmdami sp!, {r2, r9, sl, lr}^ │ │ │ │ strmi r4, [lr], -sp, ror #22 │ │ │ │ @ instruction: 0x46154478 │ │ │ │ stmdbmi ip!, {r1, r3, r9, sl, lr}^ │ │ │ │ addslt r4, r2, ip, ror #30 │ │ │ │ ldrbtmi r5, [r9], #-2243 @ 0xfffff73d │ │ │ │ - ldrbtmi r2, [pc], #-7 @ cc898 <__read_chk@plt+0x674c4> │ │ │ │ + ldrbtmi r2, [pc], #-7 @ cc828 <__read_chk@plt+0x67454> │ │ │ │ tstls r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 1e88cfe <__read_chk@plt+0x1e2392a> │ │ │ │ + blx 888c8e <__read_chk@plt+0x8238ba> │ │ │ │ strtmi fp, [r0], -r4, lsl #3 │ │ │ │ mrc2 0, 5, pc, cr12, cr8, {7} │ │ │ │ strtmi fp, [r0], -r8, asr #3 │ │ │ │ mrc2 0, 5, pc, cr8, cr8, {7} │ │ │ │ @ instruction: 0xb1a36803 │ │ │ │ @ instruction: 0xf0f84620 │ │ │ │ stmdavs r3, {r0, r1, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ strle r0, [ip, #-1819] @ 0xfffff8e5 │ │ │ │ - blmi 179f244 <__read_chk@plt+0x1739e70> │ │ │ │ + blmi 179f1d4 <__read_chk@plt+0x1739e00> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 52693c <__read_chk@plt+0x4c1568> │ │ │ │ + blls 5268cc <__read_chk@plt+0x4c14f8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle pc, r0, lsl #6 │ │ │ │ pop {r1, r4, ip, sp, pc} │ │ │ │ - blmi 172e8a4 <__read_chk@plt+0x16c94d0> │ │ │ │ + blmi 172e834 <__read_chk@plt+0x16c9460> │ │ │ │ ldmpl fp!, {r9, sl, fp, sp}^ │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ - bl fe998be0 <__read_chk@plt+0xfe93380c> │ │ │ │ - blx fed8d504 <__read_chk@plt+0xfed28130> │ │ │ │ - b 14c9704 <__read_chk@plt+0x1464330> │ │ │ │ + bl fe998b70 <__read_chk@plt+0xfe93379c> │ │ │ │ + blx fed8d494 <__read_chk@plt+0xfed280c0> │ │ │ │ + b 14c9694 <__read_chk@plt+0x14642c0> │ │ │ │ svclt 0x00081353 │ │ │ │ - blcs d5500 <__read_chk@plt+0x7012c> │ │ │ │ - bvs fe9c0c8c <__read_chk@plt+0xfe95b8b8> │ │ │ │ + blcs d5490 <__read_chk@plt+0x700bc> │ │ │ │ + bvs fe9c0c1c <__read_chk@plt+0xfe95b848> │ │ │ │ ldmle pc, {r1, r2, r3, r4, r7, r9, lr}^ @ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ - blx 1b88db8 <__read_chk@plt+0x1b239e4> │ │ │ │ + blx 588d48 <__read_chk@plt+0x523974> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf990d0d8 │ │ │ │ - blcs d8a94 <__read_chk@plt+0x736c0> │ │ │ │ + blcs d8a24 <__read_chk@plt+0x73650> │ │ │ │ stmvs r3, {r2, r4, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ sbcsle r2, r1, r0, lsl #22 │ │ │ │ @ instruction: 0x46322313 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ ldc2 0, cr15, [r6], #636 @ 0x27c │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf10dd1c8 │ │ │ │ @ instruction: 0x46010a10 │ │ │ │ @ instruction: 0x46502230 │ │ │ │ - ldcl 7, cr15, [sl, #-604]! @ 0xfffffda4 │ │ │ │ + ldc 7, cr15, [r2, #604]! @ 0x25c │ │ │ │ mlascc ip, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0434620 │ │ │ │ @ instruction: 0xf88d0301 │ │ │ │ @ instruction: 0xf8d8303c │ │ │ │ stmib sp, {r3, ip, sp}^ │ │ │ │ @ instruction: 0xf0f8630d │ │ │ │ lsllt pc, r3, #29 @ │ │ │ │ @@ -105832,87 +105804,87 @@ │ │ │ │ addsmi r6, lr, #274432 @ 0x43000 │ │ │ │ strtmi sp, [r0], -r5, lsl #16 │ │ │ │ mrc2 0, 3, pc, cr0, cr8, {7} │ │ │ │ @ instruction: 0xf8536983 │ │ │ │ strtmi r9, [r9], -r6, lsr #32 │ │ │ │ @ instruction: 0xf8cd4650 │ │ │ │ strls r9, [r4], #-48 @ 0xffffffd0 │ │ │ │ - blx fe488c86 <__read_chk@plt+0xfe4238b2> │ │ │ │ + blx fe488c16 <__read_chk@plt+0xfe423842> │ │ │ │ ldrsbtcc pc, [ip], -r8 @ │ │ │ │ stmdami fp!, {r0, r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ addcc r4, r0, r8, ror r4 │ │ │ │ - blx fe108dac <__read_chk@plt+0xfe0a39d8> │ │ │ │ + blx fe108d3c <__read_chk@plt+0xfe0a3968> │ │ │ │ ldrsbtne pc, [r4], -r8 @ │ │ │ │ andls r2, r1, r0, lsl #4 │ │ │ │ - cdp2 1, 3, cr15, cr2, cr11, {1} │ │ │ │ + ldc2l 1, cr15, [sl, #172] @ 0xac │ │ │ │ stmdage r1, {r3, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ - blx fef88dc0 <__read_chk@plt+0xfef239ec> │ │ │ │ + blx fef88d50 <__read_chk@plt+0xfef2397c> │ │ │ │ ldrbmi r4, [r0], -r4, lsr #22 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf89d4798 │ │ │ │ @ instruction: 0x4602303c │ │ │ │ @ instruction: 0xf0139002 │ │ │ │ andle r0, r5, r6, lsl #30 │ │ │ │ @ instruction: 0xf0a6a802 │ │ │ │ ldrb pc, [r5, -r3, ror #17]! @ │ │ │ │ - svc 0x00eef797 │ │ │ │ + stmda r6!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r0], -ip, lsl #18 │ │ │ │ ldc2l 7, cr15, [r2, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf89de76e │ │ │ │ stcge 0, cr3, [r2, #-240] @ 0xffffff10 │ │ │ │ teqpeq ip, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ strtmi r2, [r8], -r0, lsl #12 │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ strvs lr, [r2], -sp, asr #19 │ │ │ │ eorscc pc, ip, sp, lsl #17 │ │ │ │ - ldc2 1, cr15, [r2], {54} @ 0x36 │ │ │ │ + ldc2 1, cr15, [sl], #-216 @ 0xffffff28 │ │ │ │ ldrtmi r9, [r3], -r1, lsl #20 │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ - cdp2 1, 4, cr15, cr0, cr11, {1} │ │ │ │ + stc2l 1, cr15, [r8, #172]! @ 0xac │ │ │ │ @ instruction: 0xf0ba9802 │ │ │ │ - bls 18baa0 <__read_chk@plt+0x1266cc> │ │ │ │ + bls 18ba30 <__read_chk@plt+0x12665c> │ │ │ │ mlascc sp, sp, r8, pc @ │ │ │ │ movweq pc, #864 @ 0x360 @ │ │ │ │ eorscc pc, sp, sp, lsl #17 │ │ │ │ sbcle r2, r4, r0, lsl #20 │ │ │ │ @ instruction: 0xf11d4628 │ │ │ │ - strb pc, [r0, r3, lsl #18] @ │ │ │ │ - eorseq r2, r5, r0 │ │ │ │ + strb pc, [r0, fp, lsr #17] @ │ │ │ │ + eorseq r2, r5, r0, ror r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, r9, sl, lsr #1 │ │ │ │ - eorseq r1, r5, lr, ror #31 │ │ │ │ - ldrhteq r1, [r5], -r8 │ │ │ │ + @ instruction: 0x00190fbe │ │ │ │ + eorseq r2, r5, lr, asr r0 │ │ │ │ + eorseq r2, r5, r8, lsr #32 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, r7, r8, ror #26 │ │ │ │ + ldrsbteq r6, [r7], -r8 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec23c5c <__read_chk@plt+0xfebbe888> │ │ │ │ + bl fec23bec <__read_chk@plt+0xfebbe818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0], -r8 │ │ │ │ - @ instruction: 0xff8ef7b4 │ │ │ │ + @ instruction: 0xff8cf7b4 │ │ │ │ @ instruction: 0xf08b4604 │ │ │ │ - blmi 38b32c <__read_chk@plt+0x325f58> │ │ │ │ + blmi 38b2bc <__read_chk@plt+0x325ee8> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ svclt 0x00a84290 │ │ │ │ - blmi 2e4adc <__read_chk@plt+0x27f708> │ │ │ │ + blmi 2e4a6c <__read_chk@plt+0x27f698> │ │ │ │ stmne r0, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ rsbcs r4, r4, #32, 8 @ 0x20000000 │ │ │ │ - blx 15dc76 <__read_chk@plt+0xf88a2> │ │ │ │ + blx 15dc06 <__read_chk@plt+0xf8832> │ │ │ │ ldmdavs r9, {ip, sp, lr, pc}^ │ │ │ │ - ldc2 1, cr15, [lr], {124} @ 0x7c │ │ │ │ + blx ff289012 <__read_chk@plt+0xff223c3e> │ │ │ │ svclt 0x00a82864 │ │ │ │ ldclt 0, cr2, [r0, #-400] @ 0xfffffe70 │ │ │ │ - eorseq r0, fp, r4, lsl #30 │ │ │ │ - ldrshteq r0, [fp], -r0 │ │ │ │ + eorseq r0, fp, r4, ror pc │ │ │ │ + eorseq r0, fp, r0, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec23ca8 <__read_chk@plt+0xfebbe8d4> │ │ │ │ + bl fec23c38 <__read_chk@plt+0xfebbe864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ @ instruction: 0xf11d2010 │ │ │ │ - movwcs pc, #2617 @ 0xa39 @ │ │ │ │ + movwcs pc, #2529 @ 0x9e1 @ │ │ │ │ subvs r6, r3, r3 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ stmdavs r3!, {r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ ldmvs fp, {r0, r1, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r3!, {r0, r1, r7, sp, lr} │ │ │ │ stmvs r3, {r3, r4, r7, sp, lr} │ │ │ │ sbcvs r6, r2, r2, lsr #16 │ │ │ │ @@ -105920,72 +105892,72 @@ │ │ │ │ ldclt 0, cr6, [r0, #-128] @ 0xffffff80 │ │ │ │ ldrlt fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf8a0f11d │ │ │ │ + @ instruction: 0xf848f11d │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf11d4010 │ │ │ │ - @ instruction: 0x4770b89b │ │ │ │ + ldrbmi fp, [r0, -r3, asr #16]! │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xf500b08d │ │ │ │ - blmi ff0e381c <__read_chk@plt+0xff07e448> │ │ │ │ + blmi ff0e37ac <__read_chk@plt+0xff07e3d8> │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ addcs pc, r0, #14352384 @ 0xdb0000 │ │ │ │ stcls 1, cr9, [r2], {2} │ │ │ │ ldrdge pc, [r8], -r2 │ │ │ │ stmdbcs r0, {r2, r8, r9, ip, pc} │ │ │ │ cmpphi r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf04f6816 │ │ │ │ ldmvs r7, {r8, fp}^ │ │ │ │ streq lr, [sl, #-2982] @ 0xfffff45a │ │ │ │ - blne ffc32350 <__read_chk@plt+0xffbccf7c> │ │ │ │ + blne ffc322e0 <__read_chk@plt+0xffbccf0c> │ │ │ │ stcls 6, cr4, [r2], {38} @ 0x26 │ │ │ │ ldrtmi r4, [r5], -r8, lsr #13 │ │ │ │ strbmi r4, [r1], -r8, asr #12 │ │ │ │ - mcr2 1, 2, pc, cr2, cr12, {3} @ │ │ │ │ + stc2l 1, cr15, [sl, #496]! @ 0x1f0 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00082900 │ │ │ │ adcmi r4, r5, #48234496 @ 0x2e00000 │ │ │ │ stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ stmiavs sp!, {r1, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ smlalscc pc, r4, fp, r8 @ │ │ │ │ mcrls 6, 0, r4, cr3, cr4, {1} │ │ │ │ strle r0, [r3], #-1752 @ 0xfffff928 │ │ │ │ ldmdavs fp, {r0, r8, r9, fp, ip, pc}^ │ │ │ │ andle r4, r2, r3, lsr #5 │ │ │ │ movwcs r9, #2561 @ 0xa01 │ │ │ │ - blne ffe64bd4 <__read_chk@plt+0xffdff800> │ │ │ │ + blne ffe64b64 <__read_chk@plt+0xffdff790> │ │ │ │ vqrshl.u8 q10, q3, q0 │ │ │ │ - blmi fe9ed05c <__read_chk@plt+0xfe987c88> │ │ │ │ + blmi fe9ecfec <__read_chk@plt+0xfe987c18> │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strls r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ movwls sl, #24604 @ 0x601c │ │ │ │ adcmi lr, r3, #20 │ │ │ │ adchi pc, r5, r0 │ │ │ │ adcmi r9, r3, #2048 @ 0x800 │ │ │ │ @ instruction: 0x46cad015 │ │ │ │ stmiavs r4!, {r2, r8, ip, sp, pc} │ │ │ │ addcs pc, r0, #14352384 @ 0xdb0000 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldmdavs r3, {r4, r7, fp, sp, lr} │ │ │ │ - bne fe7a6f0c <__read_chk@plt+0xfe741b38> │ │ │ │ + bne fe7a6e9c <__read_chk@plt+0xfe741ac8> │ │ │ │ ldrbmi r1, [r3, #-2587] @ 0xfffff5e5 │ │ │ │ rschi pc, r8, r0, asr #6 │ │ │ │ @ instruction: 0xf1099b01 │ │ │ │ andls r3, r3, #-268435441 @ 0xf000000f │ │ │ │ - blcs e6c44 <__read_chk@plt+0x81870> │ │ │ │ - blmi fe581368 <__read_chk@plt+0xfe51bf94> │ │ │ │ + blcs e6bd4 <__read_chk@plt+0x81800> │ │ │ │ + blmi fe5812f8 <__read_chk@plt+0xfe51bf24> │ │ │ │ ldmpl r5, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq sl, sl, r1, r3 │ │ │ │ stccs 4, cr13, [r0], {101} @ 0x65 │ │ │ │ stmdavs r1!, {r1, r3, r5, r6, ip, lr, pc} │ │ │ │ stmdbcs r0, {r1, r3, r6, r7, r9, sl, lr} │ │ │ │ @@ -105998,23 +105970,23 @@ │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ @ instruction: 0xf109689d │ │ │ │ ldrmi r3, [sp], #-1023 @ 0xfffffc01 │ │ │ │ adcmi r9, r3, #2048 @ 0x800 │ │ │ │ sbchi pc, sp, r0 │ │ │ │ strtmi r9, [r8], -r6, lsl #20 │ │ │ │ @ instruction: 0xf11a2100 │ │ │ │ - blls 14c45c <__read_chk@plt+0xe7088> │ │ │ │ - blcs e6ca0 <__read_chk@plt+0x818cc> │ │ │ │ - blmi 200132c <__read_chk@plt+0x1f9bf58> │ │ │ │ + blls 14c28c <__read_chk@plt+0xe6eb8> │ │ │ │ + blcs e6c30 <__read_chk@plt+0x8185c> │ │ │ │ + blmi 20012bc <__read_chk@plt+0x1f9bee8> │ │ │ │ stmdavs r1!, {r2, r9, fp, ip, pc} │ │ │ │ andcs r5, r2, #13828096 @ 0xd30000 │ │ │ │ ldmne sl, {r0, r2, r9, ip, pc} │ │ │ │ strmi r9, [r8], -sl, lsl #4 │ │ │ │ tstls r8, r9, lsl #6 │ │ │ │ - ldmdb r6!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb lr!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r9, [r4], r8, lsl #18 │ │ │ │ stmdavc r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x460780b8 │ │ │ │ stmdbge r8, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strtmi r4, [r1], r8, lsl #12 │ │ │ │ @ instruction: 0x8014f8dd │ │ │ │ @@ -106031,175 +106003,175 @@ │ │ │ │ rscsle r2, r0, r9, lsl #18 │ │ │ │ @ instruction: 0xf0c91b61 │ │ │ │ @ instruction: 0xf5b7fc29 │ │ │ │ strmi r4, [r0], #4000 @ 0xfa0 │ │ │ │ eoreq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8d9bfbf │ │ │ │ stclpl 0, cr1, [r9, #-0] │ │ │ │ - blne 14accc <__read_chk@plt+0xe58f8> │ │ │ │ + blne 14ac5c <__read_chk@plt+0xe5888> │ │ │ │ streq lr, [sl, -r6, lsr #23] │ │ │ │ @ instruction: 0xf109e7e3 │ │ │ │ ldrmi r3, [r8], #-1023 @ 0xfffffc01 │ │ │ │ - @ instruction: 0xff30f11a │ │ │ │ + mrc2 1, 6, pc, cr8, cr10, {0} │ │ │ │ orrsle r2, r4, r0, lsl #24 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq fp, sl, r1, r3 │ │ │ │ strbmi fp, [sl], r8, asr #30 │ │ │ │ svcge 0x006cf53f │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ ldmvs r8, {r1, r3, r6, r7, r9, sl, lr} │ │ │ │ mvnscc pc, #1073741826 @ 0x40000002 │ │ │ │ ldrmi r4, [r8], -r3, lsl #8 │ │ │ │ - @ instruction: 0xff1af11a │ │ │ │ - blmi 1406a74 <__read_chk@plt+0x13a16a0> │ │ │ │ + mcr2 1, 6, pc, cr2, cr10, {0} @ │ │ │ │ + blmi 1406a04 <__read_chk@plt+0x13a1630> │ │ │ │ ldmpl r5, {r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq r9, sl, r1, r3 │ │ │ │ svcge 0x0075f57f │ │ │ │ mvnscc pc, #1073741826 @ 0x40000002 │ │ │ │ ldrmi r4, [r8], #-1738 @ 0xfffff936 │ │ │ │ - @ instruction: 0xff08f11a │ │ │ │ + mrc2 1, 5, pc, cr0, cr10, {0} │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ svcge 0x0070f47f │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq sl, sl, r1, r3 │ │ │ │ svcge 0x0043f53f │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ @ instruction: 0xf1096898 │ │ │ │ strmi r3, [r3], #-1023 @ 0xfffffc01 │ │ │ │ @ instruction: 0xf11a4618 │ │ │ │ - @ instruction: 0xe738fef3 │ │ │ │ + @ instruction: 0xe738fe9b │ │ │ │ @ instruction: 0xf8004630 │ │ │ │ - bl d794c <__read_chk@plt+0x72578> │ │ │ │ - blne fe30d16c <__read_chk@plt+0xfe2a7d98> │ │ │ │ + bl d78dc <__read_chk@plt+0x72508> │ │ │ │ + blne fe30d0fc <__read_chk@plt+0xfe2a7d28> │ │ │ │ mvnsle r0, pc, asr #14 │ │ │ │ - bl fe8de774 <__read_chk@plt+0xfe8793a0> │ │ │ │ + bl fe8de704 <__read_chk@plt+0xfe879330> │ │ │ │ strmi r0, [r6], -sl, lsl #14 │ │ │ │ @ instruction: 0x464ce793 │ │ │ │ svcmi 0x00a0f5b7 │ │ │ │ stmdbge r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dbdb34 │ │ │ │ - bls 35976c <__read_chk@plt+0x2f4398> │ │ │ │ + bls 3596fc <__read_chk@plt+0x2f4328> │ │ │ │ ldmvs r8, {r0, r2, r8, fp, ip, pc} │ │ │ │ strmi r9, [r3], #-2819 @ 0xfffff4fd │ │ │ │ @ instruction: 0xf11a4618 │ │ │ │ - blls 18c310 <__read_chk@plt+0x126f3c> │ │ │ │ + blls 18c140 <__read_chk@plt+0x126d6c> │ │ │ │ @ instruction: 0xf47f42a3 │ │ │ │ @ instruction: 0xf89baf18 │ │ │ │ @ instruction: 0x06583117 │ │ │ │ svcge 0x0013f53f │ │ │ │ smlalscc pc, ip, fp, r8 @ │ │ │ │ @ instruction: 0xf53f0699 │ │ │ │ @ instruction: 0xf067af0e │ │ │ │ str pc, [sl, -r7, lsr #24] │ │ │ │ @ instruction: 0xf8dd9c0b │ │ │ │ @ instruction: 0xf89bc01c │ │ │ │ @ instruction: 0x466030f4 │ │ │ │ @ instruction: 0xf0239a02 │ │ │ │ @ instruction: 0xf88b0310 │ │ │ │ - blls 119184 <__read_chk@plt+0xb3db0> │ │ │ │ + blls 119114 <__read_chk@plt+0xb3d40> │ │ │ │ andsvs r6, sl, ip, asr r0 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ - bmi 7b0d80 <__read_chk@plt+0x74b9ac> │ │ │ │ + bmi 7b0d10 <__read_chk@plt+0x74b93c> │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf11a447a │ │ │ │ - strls pc, [r7, #-3389] @ 0xfffff2c3 │ │ │ │ + strls pc, [r7, #-3301] @ 0xfffff31b │ │ │ │ ldrmi lr, [lr], -pc, lsr #14 │ │ │ │ eorsvc r2, r3, r0, lsl #6 │ │ │ │ strmi lr, [fp], -r7, asr #15 │ │ │ │ ldmvs fp, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blls 186884 <__read_chk@plt+0x1214b0> │ │ │ │ + blls 186814 <__read_chk@plt+0x121440> │ │ │ │ andle r4, r7, r3, lsr #5 │ │ │ │ - bls 1dfa28 <__read_chk@plt+0x17a654> │ │ │ │ + bls 1df9b8 <__read_chk@plt+0x17a5e4> │ │ │ │ ldmpl r3, {r0, r2, r8, sl, ip, pc}^ │ │ │ │ str r9, [r8, -sl, lsl #6]! │ │ │ │ @ instruction: 0xe7d446d4 │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ rscscc pc, pc, #1073741826 @ 0x40000002 │ │ │ │ ldmne r3, {r0, r1, r3, r4, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0679307 │ │ │ │ - blmi 2cbda8 <__read_chk@plt+0x2669d4> │ │ │ │ + blmi 2cbd38 <__read_chk@plt+0x266964> │ │ │ │ strls r9, [r5, #-2564] @ 0xfffff5fc │ │ │ │ - bls 163160 <__read_chk@plt+0xfdd8c> │ │ │ │ + bls 1630f0 <__read_chk@plt+0xfdd1c> │ │ │ │ ldmdavs r1, {r1, r3, r8, r9, ip, pc} │ │ │ │ svclt 0x0000e715 │ │ │ │ - eorseq r1, r5, r6, ror #26 │ │ │ │ - andseq r2, fp, ip, lsr #32 │ │ │ │ + ldrsbteq r1, [r5], -r6 │ │ │ │ + andseq r1, fp, r0, asr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r9, fp, ip, ror #27 │ │ │ │ + eoreq r9, fp, r0, lsl #26 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, lr, sp, ror #24 │ │ │ │ strcs r4, [r0, #-2157] @ 0xfffff793 │ │ │ │ - bmi 1c1e03c <__read_chk@plt+0x1bb8c68> │ │ │ │ + bmi 1c1dfcc <__read_chk@plt+0x1bb8bf8> │ │ │ │ strpl lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ strpl lr, [r8, #-2509] @ 0xfffff633 │ │ │ │ stmdbmi fp!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r0, {r5, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f900d │ │ │ │ ldmdapl r4, {}^ @ │ │ │ │ @ instruction: 0xf5016821 │ │ │ │ @ instruction: 0xf8b25240 │ │ │ │ vst4. {d2-d5}, [r2 :256], r8 │ │ │ │ - bcs e99f4 <__read_chk@plt+0x84620> │ │ │ │ + bcs e9984 <__read_chk@plt+0x845b0> │ │ │ │ @ instruction: 0xf8d1d03b │ │ │ │ - bcs d517c <__read_chk@plt+0x6fda8> │ │ │ │ + bcs d510c <__read_chk@plt+0x6fd38> │ │ │ │ ldmdbvs r1, {r0, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdavs r0, {r0, r2, r3, r7, pc} │ │ │ │ subsle r2, ip, r0, lsl #16 │ │ │ │ @ instruction: 0xf8506853 │ │ │ │ adcmi r0, r8, #35 @ 0x23 │ │ │ │ - bvs 5842a8 <__read_chk@plt+0x51eed4> │ │ │ │ + bvs 584238 <__read_chk@plt+0x51ee64> │ │ │ │ svclt 0x00d84290 │ │ │ │ eorpl pc, r0, r1, asr r8 @ │ │ │ │ - blx ff609358 <__read_chk@plt+0xff5a3f84> │ │ │ │ + blx 20092e8 <__read_chk@plt+0x1fa3f14> │ │ │ │ strmi r6, [r1], -r2, lsr #16 │ │ │ │ - blge 270ecc <__read_chk@plt+0x20baf8> │ │ │ │ + blge 270e5c <__read_chk@plt+0x20ba88> │ │ │ │ ldrsbteq pc, [ip], r2 @ │ │ │ │ stmib r1, {r0, r3, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0ba5500 │ │ │ │ @ instruction: 0x4605f8f7 │ │ │ │ @ instruction: 0xf131a808 │ │ │ │ - vstrcs d15, [r0, #-820] @ 0xfffffccc │ │ │ │ + vstrcs d15, [r0, #-468] @ 0xfffffe2c │ │ │ │ stcls 1, cr13, [r7, #-260] @ 0xfffffefc │ │ │ │ cmple r2, r0, lsl #26 │ │ │ │ ldrbtmi r4, [fp], #-2894 @ 0xfffff4b2 │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf105b173 │ │ │ │ @ instruction: 0xf1110008 │ │ │ │ - blmi 13cb874 <__read_chk@plt+0x13664a0> │ │ │ │ + blmi 13cb804 <__read_chk@plt+0x1366430> │ │ │ │ ldrbtmi r9, [fp], #-3591 @ 0xfffff1f9 │ │ │ │ movwcs r6, #2205 @ 0x89d │ │ │ │ movwls r6, #28846 @ 0x70ae │ │ │ │ - blmi 1304ef8 <__read_chk@plt+0x129fb24> │ │ │ │ + blmi 1304e88 <__read_chk@plt+0x129fab4> │ │ │ │ ldmvs sp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r4, r5, #1163264 @ 0x11c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r6, #604] @ 0x25c │ │ │ │ + mcr 7, 0, pc, cr14, cr7, {4} @ │ │ │ │ stmiavs ip!, {r0, r1, r5, fp, sp, lr} │ │ │ │ biccc r2, r5, #8388608 @ 0x800000 │ │ │ │ ldccs 8, cr15, [r5], #332 @ 0x14c │ │ │ │ stcne 8, cr15, [r9], {83} @ 0x53 │ │ │ │ strcs r9, [r0], #-1029 @ 0xfffffbfb │ │ │ │ strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ stmib sp, {r0, sl, sp}^ │ │ │ │ @ instruction: 0xf8534501 │ │ │ │ strls r4, [r0], #-3077 @ 0xfffff3fb │ │ │ │ - blx 1889024 <__read_chk@plt+0x1823c50> │ │ │ │ - blmi ddf818 <__read_chk@plt+0xd7a444> │ │ │ │ + blx 1888fb4 <__read_chk@plt+0x1823be0> │ │ │ │ + blmi ddf7a8 <__read_chk@plt+0xd7a3d4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 426f9c <__read_chk@plt+0x3c1bc8> │ │ │ │ + blls 426f2c <__read_chk@plt+0x3c1b58> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple sl, r0, lsl #6 │ │ │ │ pop {r1, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x461581f0 │ │ │ │ strmi lr, [r5], -ip, lsr #15 │ │ │ │ stcls 7, cr14, [r6, #-680] @ 0xfffffd58 │ │ │ │ suble r2, r0, r0, lsl #26 │ │ │ │ @@ -106210,181 +106182,181 @@ │ │ │ │ svclt 0x00182b80 │ │ │ │ andsle r9, sp, r7, lsl #28 │ │ │ │ ldrsbthi pc, [r0], pc @ │ │ │ │ @ instruction: 0xf8d844f8 │ │ │ │ stmiavs pc!, {r3, ip, lr} @ │ │ │ │ adcsle r2, r6, r0, lsl #30 │ │ │ │ @ instruction: 0x46304639 │ │ │ │ - stmda sl, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r2, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xd1a82800 │ │ │ │ tstpeq ip, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andeq pc, ip, r6, lsl #2 │ │ │ │ - stmda r2, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda sl!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ lslle r2, r0, #16 │ │ │ │ @ instruction: 0xf111a807 │ │ │ │ @ instruction: 0xf8d8fa07 │ │ │ │ str r5, [r9, r8]! │ │ │ │ ldrb r4, [sp, -sp, lsl #12]! │ │ │ │ strtmi sl, [r9], -sl, lsl #30 │ │ │ │ ldrtmi r2, [r8], -ip, lsl #4 │ │ │ │ - ldmda lr!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r6!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ tstpeq ip, r5, lsl #2 @ p-variant is OBSOLETE │ │ │ │ strtmi r2, [r8], -fp, lsl #4 │ │ │ │ - ldmda r8!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r0!, {r3, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strcs r9, [r0, #-3591] @ 0xfffff1f9 │ │ │ │ ldrtmi r2, [r9], -fp, lsl #4 │ │ │ │ andeq pc, ip, r6, lsl #2 │ │ │ │ @ instruction: 0xf79872f5 │ │ │ │ - ldrbvc lr, [r5, #2160]! @ 0x870 │ │ │ │ + ldrbvc lr, [r5, #2216]! @ 0x8a8 │ │ │ │ stmdavs r3!, {r1, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne f0b330 <__read_chk@plt+0xea5f5c> │ │ │ │ - bleq 40b334 <__read_chk@plt+0x3a5f60> │ │ │ │ + blne f0b2c0 <__read_chk@plt+0xea5eec> │ │ │ │ + bleq 40b2c4 <__read_chk@plt+0x3a5ef0> │ │ │ │ @ instruction: 0xf9c0f111 │ │ │ │ andls r4, r7, r5, lsl #12 │ │ │ │ @ instruction: 0xf797e76a │ │ │ │ - svclt 0x0000ece4 │ │ │ │ - eorseq r1, r5, ip, lsr sl │ │ │ │ + svclt 0x0000ed1c │ │ │ │ + eorseq r1, r5, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r5, r0, lsr sl │ │ │ │ + eorseq r1, r5, r0, lsr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, fp, r6, lsr #21 │ │ │ │ - mlaseq fp, r2, sl, r0 │ │ │ │ - eorseq r0, fp, r4, lsl #21 │ │ │ │ - andseq r0, r9, lr, asr sl │ │ │ │ - eorseq r1, r5, r8, asr r9 │ │ │ │ - eorseq r0, fp, r8, lsl #20 │ │ │ │ + eorseq r0, fp, r6, lsl fp │ │ │ │ + eorseq r0, fp, r2, lsl #22 │ │ │ │ + ldrshteq r0, [fp], -r4 │ │ │ │ + andseq r0, r9, r2, ror r9 │ │ │ │ + eorseq r1, r5, r8, asr #19 │ │ │ │ + eorseq r0, fp, r8, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec24228 <__read_chk@plt+0xfebbee54> │ │ │ │ + bl fec241b8 <__read_chk@plt+0xfebbede4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi b10f10 <__read_chk@plt+0xaabb3c> │ │ │ │ - blmi b39270 <__read_chk@plt+0xad3e9c> │ │ │ │ + bmi b10ea0 <__read_chk@plt+0xaabacc> │ │ │ │ + blmi b39200 <__read_chk@plt+0xad3e2c> │ │ │ │ stcmi 4, cr4, [r9], #-488 @ 0xfffffe18 │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mrc2 7, 7, pc, cr4, cr15, {7} │ │ │ │ andcs r4, r1, r5, lsr #22 │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r8, #34 @ 0x22 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - stc2l 1, cr15, [r0, #-104]! @ 0xffffff98 │ │ │ │ + stc2 1, cr15, [r8, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820310 │ │ │ │ - blmi 799448 <__read_chk@plt+0x734074> │ │ │ │ + blmi 7993d8 <__read_chk@plt+0x734004> │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ff6811 │ │ │ │ - blge 24c588 <__read_chk@plt+0x1e71b4> │ │ │ │ + blge 24c518 <__read_chk@plt+0x1e7144> │ │ │ │ mvnscs r2, sp, lsl r2 │ │ │ │ @ instruction: 0xf7974618 │ │ │ │ - stmdavs sl!, {r1, r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs sl!, {r1, r2, r3, r9, fp, sp, lr, pc} │ │ │ │ ldmdami r5, {r0, r9, sl, lr} │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ strcs r5, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ andcs r9, r3, r3 │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strls r9, [r0], #-1 │ │ │ │ @ instruction: 0xf7e19803 │ │ │ │ - bmi 44d004 <__read_chk@plt+0x3e7c30> │ │ │ │ + bmi 44cf94 <__read_chk@plt+0x3e7bc0> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, pc, r1, lsl #2 │ │ │ │ @ instruction: 0xf797bd30 │ │ │ │ - svclt 0x0000ec76 │ │ │ │ - eorseq r1, r5, r0, asr r8 │ │ │ │ + svclt 0x0000ecae │ │ │ │ + eorseq r1, r5, r0, asr #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r5, ip, asr #16 │ │ │ │ + ldrhteq r1, [r5], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq r0, [fp], -ip │ │ │ │ + eorseq r0, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r4, asr #28 │ │ │ │ - eorseq r1, r5, sl, asr #15 │ │ │ │ + eorseq r1, r5, sl, lsr r8 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ stmiavs r0, {r0, r1, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x47704618 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec24308 <__read_chk@plt+0xfebbef34> │ │ │ │ + bl fec24298 <__read_chk@plt+0xfebbeec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r2, r0, lsr #1 │ │ │ │ ldrbtmi r6, [ip], #3156 @ 0xc54 │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ andmi pc, r4, ip, asr #17 │ │ │ │ @ instruction: 0x4620b914 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ @ instruction: 0x46058816 │ │ │ │ stmdami r2!, {r1, r2, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bcc fef0b48c <__read_chk@plt+0xfeea60b8> │ │ │ │ + bcc fef0b41c <__read_chk@plt+0xfeea6048> │ │ │ │ rsbeq fp, r3, r3, lsl r1 │ │ │ │ andcc pc, r4, ip, asr #17 │ │ │ │ stmvs r8, {r0, r3, r6, r8, ip, sp, pc} │ │ │ │ stmdavc r3, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ tstle r4, fp, ror fp │ │ │ │ - blcs 202b264 <__read_chk@plt+0x1fc5e90> │ │ │ │ - blcs fcdbc <__read_chk@plt+0x979e8> │ │ │ │ + blcs 202b1f4 <__read_chk@plt+0x1fc5e20> │ │ │ │ + blcs fcd4c <__read_chk@plt+0x97978> │ │ │ │ @ instruction: 0xf08ad110 │ │ │ │ andcs pc, r1, pc, lsl #26 │ │ │ │ - stc2 7, cr15, [lr], {180} @ 0xb4 │ │ │ │ + stc2 7, cr15, [ip], {180} @ 0xb4 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ andlt r6, r2, sl, lsl r0 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ - bllt 1b8b05c <__read_chk@plt+0x1b25c88> │ │ │ │ + bllt 1b0afec <__read_chk@plt+0x1aa5c18> │ │ │ │ cmncs sp, r2 │ │ │ │ @ instruction: 0xf7989201 │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ - bls 14152c <__read_chk@plt+0xdc158> │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + bls 1414bc <__read_chk@plt+0xdc0e8> │ │ │ │ tstle r4, r2, lsl #28 │ │ │ │ @ instruction: 0xb1136bd3 │ │ │ │ - blcs e7c08 <__read_chk@plt+0x82834> │ │ │ │ - blvs 15c191c <__read_chk@plt+0x155c548> │ │ │ │ + blcs e7b98 <__read_chk@plt+0x827c4> │ │ │ │ + blvs 15c18ac <__read_chk@plt+0x155c4d8> │ │ │ │ bicsle r2, ip, r0, lsl #22 │ │ │ │ ldrbtmi r4, [sl], #-2567 @ 0xfffff5f9 │ │ │ │ strtmi r6, [r3], #-2131 @ 0xfffff7ad │ │ │ │ @ instruction: 0xe7d66053 │ │ │ │ - eorseq r0, fp, lr, asr r8 │ │ │ │ - eorseq r1, r5, sl, ror #14 │ │ │ │ + eorseq r0, fp, lr, asr #17 │ │ │ │ + ldrsbteq r1, [r5], -sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, fp, r6, lsl #16 │ │ │ │ + eorseq r0, fp, r6, ror r8 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ - eorseq r0, fp, lr, asr #15 │ │ │ │ + eorseq r0, fp, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec243d0 <__read_chk@plt+0xfebbeffc> │ │ │ │ + bl fec24360 <__read_chk@plt+0xfebbef8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r8, -r8]! │ │ │ │ andcs r4, r0, #7168 @ 0x1c00 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ stclt 0, cr6, [r8, #-104] @ 0xffffff98 │ │ │ │ cdp2 0, 7, cr15, cr2, cr10, {4} │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ addmi r6, r2, #1703936 @ 0x1a0000 │ │ │ │ @ instruction: 0x6018bfd4 │ │ │ │ stclt 8, cr1, [r8, #-512] @ 0xfffffe00 │ │ │ │ - mlaseq fp, r6, r7, r0 │ │ │ │ - eorseq r0, fp, sl, lsl #15 │ │ │ │ + eorseq r0, fp, r6, lsl #16 │ │ │ │ + ldrshteq r0, [fp], -sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 8, cr15, cr8, cr12, {6} │ │ │ │ stmibmi fp!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ - blmi feb9ea8c <__read_chk@plt+0xfeb396b8> │ │ │ │ + blmi feb9ea1c <__read_chk@plt+0xfeb39648> │ │ │ │ sbcslt r4, r5, r9, ror r4 │ │ │ │ stmiapl fp, {r2, r4, r9, sl, lr}^ │ │ │ │ ldrsbhi pc, [r8, #-141]! @ 0xffffff73 @ │ │ │ │ cmpls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r2, {r1, r2, r3, r7, pc}^ │ │ │ │ @@ -106402,128 +106374,128 @@ │ │ │ │ ldrmi fp, [r8], -r8, lsl #30 │ │ │ │ ldmdahi r3, {r2, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf015930a │ │ │ │ movwls r0, #49922 @ 0xc302 │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ movweq pc, #32789 @ 0x8015 @ │ │ │ │ cmnle r7, r9, lsl #6 │ │ │ │ - blcs f3ea8 <__read_chk@plt+0x8ead4> │ │ │ │ + blcs f3e38 <__read_chk@plt+0x8ea64> │ │ │ │ andcs fp, r2, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xf10d2212 │ │ │ │ strbmi r0, [r1], -r8, asr #20 │ │ │ │ @ instruction: 0xf0f52002 │ │ │ │ @ instruction: 0xf8cafc99 │ │ │ │ stmdacs r0, {} @ │ │ │ │ addhi pc, r1, r0 │ │ │ │ @ instruction: 0xf10d4b8a │ │ │ │ andcs r0, r1, #76, 18 @ 0x130000 │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0xf8cd7380 │ │ │ │ ldrmi r8, [r9], -r4 │ │ │ │ - bleq 1093f4 <__read_chk@plt+0xa4020> │ │ │ │ - mcr 7, 0, pc, cr12, cr7, {4} @ │ │ │ │ + bleq 109384 <__read_chk@plt+0xa3fb0> │ │ │ │ + mcr 7, 2, pc, cr4, cr7, {4} @ │ │ │ │ ldrtmi r6, [r1], -r2, ror #16 │ │ │ │ @ instruction: 0xf88d4648 │ │ │ │ @ instruction: 0xf7ffb14b │ │ │ │ @ instruction: 0xf8daff1b │ │ │ │ strmi r1, [r1], r0 │ │ │ │ andls sl, fp, r1, lsl r8 │ │ │ │ - blx 609502 <__read_chk@plt+0x5a412e> │ │ │ │ + blx 609492 <__read_chk@plt+0x5a40be> │ │ │ │ stmdals fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ movwls r4, #13881 @ 0x3639 │ │ │ │ uadd16mi sl, fp, r0 │ │ │ │ ldrtmi r6, [r0], -r2, lsl #16 │ │ │ │ @ instruction: 0xf8cd9201 │ │ │ │ strls fp, [r0, -r8] │ │ │ │ @ instruction: 0xf0886962 │ │ │ │ @ instruction: 0x4606fb57 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blx 78952a <__read_chk@plt+0x724156> │ │ │ │ + blx 7894ba <__read_chk@plt+0x7240e6> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldrbmi sp, [r0], -r3, asr #2 │ │ │ │ - blx 18896e2 <__read_chk@plt+0x182430e> │ │ │ │ + blx 1889672 <__read_chk@plt+0x182429e> │ │ │ │ teqle r7, r0, lsl #16 │ │ │ │ subsle r2, r8, r0, lsl #28 │ │ │ │ eorsle r0, lr, fp, lsr #15 │ │ │ │ strbmi r9, [r0], -ip, lsl #22 │ │ │ │ - blls 417f20 <__read_chk@plt+0x3b2b4c> │ │ │ │ + blls 417eb0 <__read_chk@plt+0x3b2adc> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ bfine r4, sl, #12, #16 │ │ │ │ @ instruction: 0xfff2f112 │ │ │ │ andcs r4, r5, #1687552 @ 0x19c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fef8b194 <__read_chk@plt+0xfef25dc0> │ │ │ │ + bl ffd8b124 <__read_chk@plt+0xffd25d50> │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ stmdavs r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xffd0f0f4 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andcs lr, r0, r0 │ │ │ │ - blmi 17dfcd0 <__read_chk@plt+0x177a8fc> │ │ │ │ + blmi 17dfc60 <__read_chk@plt+0x177a88c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 15a73c4 <__read_chk@plt+0x1541ff0> │ │ │ │ + blls 15a7354 <__read_chk@plt+0x1541f80> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ subslt r8, r5, r5, lsr #1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ orrcs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ movwls r2, #37378 @ 0x9202 │ │ │ │ strbmi lr, [r0], -r7, lsl #15 │ │ │ │ - blx 1b097c0 <__read_chk@plt+0x1aa43ec> │ │ │ │ + blx 1b09750 <__read_chk@plt+0x1aa437c> │ │ │ │ ldrb r9, [r9, -sp]! │ │ │ │ - mcr 7, 4, pc, cr6, cr7, {4} @ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr14, cr7, {4} │ │ │ │ @ instruction: 0xf1116800 │ │ │ │ strmi pc, [r6], -sp, lsr #20 │ │ │ │ ldrbmi lr, [r8], -r0, asr #15 │ │ │ │ - ldc2 7, cr15, [sl], {183} @ 0xb7 │ │ │ │ + ldc2 7, cr15, [r8], {183} @ 0xb7 │ │ │ │ @ instruction: 0x4640e7b7 │ │ │ │ @ instruction: 0xff64f112 │ │ │ │ stmdbmi sp, {r1, r2, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl fe18b204 <__read_chk@plt+0xfe125e30> │ │ │ │ + bl fef8b194 <__read_chk@plt+0xfef25dc0> │ │ │ │ @ instruction: 0xf7974604 │ │ │ │ - stmdavs r0, {r1, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 7097f8 <__read_chk@plt+0x6a4424> │ │ │ │ + stmdavs r0, {r1, r3, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 709788 <__read_chk@plt+0x6a43b4> │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ strtmi r8, [r3], -r0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xff92f0f4 │ │ │ │ ldmdavs r8!, {r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stc2 0, cr15, [sl], #1016 @ 0x3f8 │ │ │ │ - beq 1493e8 <__read_chk@plt+0xe4014> │ │ │ │ - @ instruction: 0xff76f135 │ │ │ │ + beq 149378 <__read_chk@plt+0xe3fa4> │ │ │ │ + @ instruction: 0xff1ef135 │ │ │ │ stmdbvs r5!, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ stmdavs r3!, {r1, r2, r9, sl, lr}^ │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ eorsle r2, r2, r0, lsl #20 │ │ │ │ svceq 0x0000f1ba │ │ │ │ - bls 40189c <__read_chk@plt+0x39c4c8> │ │ │ │ + bls 40182c <__read_chk@plt+0x39c458> │ │ │ │ cmple r5, r0, lsl #20 │ │ │ │ ldrdge pc, [r0], #143 @ 0x8f @ │ │ │ │ mrrcvs 4, 15, r4, r8, cr10 │ │ │ │ addsmi r6, r8, #3866624 @ 0x3b0000 │ │ │ │ @ instruction: 0xf0fed038 │ │ │ │ stmdavs r2!, {r0, r1, r2, r3, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ mrrcvs 8, 3, r6, r2, cr11 │ │ │ │ @ instruction: 0xd051429a │ │ │ │ - blmi d9f8dc <__read_chk@plt+0xd3a508> │ │ │ │ + blmi d9f86c <__read_chk@plt+0xd3a498> │ │ │ │ ldrbtmi r4, [r9], #-2611 @ 0xfffff5cd │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ movwhi lr, #18893 @ 0x49cd │ │ │ │ stmib sp, {r0, r4, r5, r8, r9, fp, lr}^ │ │ │ │ andcs r0, r4, #1610612736 @ 0x60000000 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ smlabtvs r1, sp, r9, lr │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ strls sl, [r0, #-12] │ │ │ │ @ instruction: 0xf870f0f5 │ │ │ │ @ instruction: 0xf11c4648 │ │ │ │ - strdcs pc, [r1], -fp │ │ │ │ + andcs pc, r1, r3, lsr #23 │ │ │ │ @ instruction: 0xf8dfe784 │ │ │ │ ldrbtmi sl, [sl], #164 @ 0xa4 │ │ │ │ ldcvs 7, cr14, [r8], {213} @ 0xd5 │ │ │ │ @ instruction: 0xf898f115 │ │ │ │ @ instruction: 0xf1ba4606 │ │ │ │ tstle r5, r0, lsl #30 │ │ │ │ stmiblt fp!, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @@ -106543,43 +106515,43 @@ │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ ldr r4, [pc, r2, lsl #12]! │ │ │ │ @ instruction: 0xf8df481c │ │ │ │ ldmdbmi sp, {r2, r4, r5, r6, sp, pc} │ │ │ │ ldrbtmi r4, [sl], #1144 @ 0x478 │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ ldr r4, [r5, r2, lsl #12]! │ │ │ │ - b fe20b310 <__read_chk@plt+0xfe1a5f3c> │ │ │ │ - blmi 75f91c <__read_chk@plt+0x6fa548> │ │ │ │ + b ff00b2a0 <__read_chk@plt+0xfefa5ecc> │ │ │ │ + blmi 75f8ac <__read_chk@plt+0x6fa4d8> │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ str r4, [sp, sl, lsl #12]! │ │ │ │ - eorseq r1, r5, ip, ror #12 │ │ │ │ + ldrsbteq r1, [r5], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x001906fa │ │ │ │ - andseq r0, r9, lr, ror r6 │ │ │ │ - eorseq r1, r5, r0, lsr r5 │ │ │ │ - @ instruction: 0x001905da │ │ │ │ - andseq r0, r8, r8, lsl #5 │ │ │ │ - eoreq lr, sp, sl, lsr #10 │ │ │ │ - andseq r0, r9, r4, asr r5 │ │ │ │ - andseq ip, sl, lr, rrx │ │ │ │ - andseq r0, r9, lr, lsr #11 │ │ │ │ - andseq r0, r8, r2, lsr r2 │ │ │ │ - ldrdeq lr, [sp], -r8 @ │ │ │ │ - andseq r0, r8, r6, lsl r2 │ │ │ │ - andseq fp, r9, sl, asr #17 │ │ │ │ - eoreq lr, sp, sl, asr #9 │ │ │ │ - andseq r0, r8, r4, lsl #4 │ │ │ │ - strhteq lr, [sp], -r0 │ │ │ │ - andseq r0, r8, sl, ror #3 │ │ │ │ - andseq fp, r9, r2, lsr #17 │ │ │ │ - mlaeq sp, ip, r4, lr │ │ │ │ - andseq r0, r8, r2, ror #3 │ │ │ │ - andseq fp, r9, lr, lsl #17 │ │ │ │ - eoreq lr, sp, r8, lsl #9 │ │ │ │ - @ instruction: 0x001904b2 │ │ │ │ + andseq r0, r9, lr, lsl #12 │ │ │ │ + mulseq r9, r2, r5 │ │ │ │ + eorseq r1, r5, r0, lsr #11 │ │ │ │ + andseq r0, r9, lr, ror #9 │ │ │ │ + @ instruction: 0x001801d0 │ │ │ │ + eoreq lr, sp, lr, lsr #8 │ │ │ │ + andseq r0, r9, r8, ror #8 │ │ │ │ + andseq fp, sl, r2, lsl #31 │ │ │ │ + andseq r0, r9, r2, asr #9 │ │ │ │ + andseq r0, r8, sl, ror r1 │ │ │ │ + ldrdeq lr, [sp], -ip @ │ │ │ │ + andseq r0, r8, lr, asr r1 │ │ │ │ + @ instruction: 0x0019b7de │ │ │ │ + eoreq lr, sp, lr, asr #7 │ │ │ │ + andseq r0, r8, ip, asr #2 │ │ │ │ + strhteq lr, [sp], -r4 │ │ │ │ + andseq r0, r8, r2, lsr r1 │ │ │ │ + @ instruction: 0x0019b7b6 │ │ │ │ + eoreq lr, sp, r0, lsr #7 │ │ │ │ + andseq r0, r8, sl, lsr #2 │ │ │ │ + andseq fp, r9, r2, lsr #15 │ │ │ │ + eoreq lr, sp, ip, lsl #7 │ │ │ │ + andseq r0, r9, r6, asr #7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ @@ -106602,61 +106574,61 @@ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ vadd.f32 d19, d1, d12 │ │ │ │ andsvs r0, r3, r1, lsl #2 │ │ │ │ stmdavs sl!, {r5, r9, sl, lr}^ │ │ │ │ stccc 8, cr15, [r8], {6} │ │ │ │ - blx a898c4 <__read_chk@plt+0xa244f0> │ │ │ │ + blx a89854 <__read_chk@plt+0xa24480> │ │ │ │ @ instruction: 0x462249d3 │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - ldc2l 1, cr15, [r2], #84 @ 0x54 │ │ │ │ + ldc2 1, cr15, [sl], {21} │ │ │ │ @ instruction: 0xf85a4bd1 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ tstlt fp, r4, asr lr │ │ │ │ - blcs eb634 <__read_chk@plt+0x86260> │ │ │ │ + blcs eb5c4 <__read_chk@plt+0x861f0> │ │ │ │ rschi pc, ip, r0, asr #32 │ │ │ │ @ instruction: 0xf8922301 │ │ │ │ @ instruction: 0x07122114 │ │ │ │ - bmi ff302a10 <__read_chk@plt+0xff29d63c> │ │ │ │ + bmi ff3029a0 <__read_chk@plt+0xff29d5cc> │ │ │ │ stmibmi r8, {r0, r3, sp}^ │ │ │ │ - bl 15e7c8 <__read_chk@plt+0xf93f4> │ │ │ │ + bl 15e758 <__read_chk@plt+0xf9384> │ │ │ │ ldrbtmi r1, [r9], #-515 @ 0xfffffdfd │ │ │ │ addsvs r3, r1, r1, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #-2501 @ 0xfffff63b │ │ │ │ ldrdcs r6, [fp, -r1] │ │ │ │ smlabteq r0, r2, r9, lr │ │ │ │ tsteq sl, r3, asr #17 │ │ │ │ @ instruction: 0xf10d49c3 │ │ │ │ ldrbtmi r0, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xf04f2340 │ │ │ │ @ instruction: 0xf1a93cff │ │ │ │ ldrbtmi r0, [r9], #-2828 @ 0xfffff4f4 │ │ │ │ andgt pc, r2, r0, asr #16 │ │ │ │ - bls 35ef74 <__read_chk@plt+0x2f9ba0> │ │ │ │ + bls 35ef04 <__read_chk@plt+0x2f9b30> │ │ │ │ andne lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - mrrc 7, 9, pc, sl, cr7 @ │ │ │ │ + ldc 7, cr15, [r2], {151} @ 0x97 │ │ │ │ @ instruction: 0xf5a7686a │ │ │ │ smlatbcs r0, r6, r3, r7 │ │ │ │ eorsne pc, pc, r3, lsl #17 │ │ │ │ @ instruction: 0xb1222302 │ │ │ │ addmi r8, fp, #1245184 @ 0x130000 │ │ │ │ @ instruction: 0x2322bf0c │ │ │ │ movwls r2, #25346 @ 0x6302 │ │ │ │ - blls 31ce60 <__read_chk@plt+0x2b7a8c> │ │ │ │ + blls 31cdf0 <__read_chk@plt+0x2b7a1c> │ │ │ │ movwls r4, #22049 @ 0x5621 │ │ │ │ - blmi fed15e48 <__read_chk@plt+0xfecb0a74> │ │ │ │ + blmi fed15dd8 <__read_chk@plt+0xfecb0a04> │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf8d8447b │ │ │ │ movwcc r0, #49152 @ 0xc000 │ │ │ │ - blmi fec72274 <__read_chk@plt+0xfec0cea0> │ │ │ │ + blmi fec72204 <__read_chk@plt+0xfec0ce30> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ ldrbtmi r4, [fp], #-2989 @ 0xfffff453 │ │ │ │ @ instruction: 0xf1a99301 │ │ │ │ movwls r0, #17188 @ 0x4324 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ stc2 7, cr15, [r4], {243} @ 0xf3 │ │ │ │ @@ -106668,30 +106640,30 @@ │ │ │ │ @ instruction: 0xf89376b0 │ │ │ │ movwcs r4, #246 @ 0xf6 │ │ │ │ @ instruction: 0xf0146033 │ │ │ │ @ instruction: 0xf0400402 │ │ │ │ ldmibmi pc, {r0, r1, r2, r3, r4, r7, pc} @ │ │ │ │ @ instruction: 0xf5a74620 │ │ │ │ ldrbtmi r7, [r9], #-2984 @ 0xfffff458 │ │ │ │ - blx 1589af2 <__read_chk@plt+0x152471e> │ │ │ │ + blx 1589a82 <__read_chk@plt+0x15246ae> │ │ │ │ mlasvs r0, ip, r9, r4 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2l 1, cr15, [lr], #-84 @ 0xffffffac │ │ │ │ + ldc2 1, cr15, [r6], {21} │ │ │ │ andscs r6, sl, #3211264 @ 0x310000 │ │ │ │ @ instruction: 0xf0f52002 │ │ │ │ @ instruction: 0xf8cbfa83 │ │ │ │ stmdacs r0, {} @ │ │ │ │ adcshi pc, sl, r0 │ │ │ │ andcs r6, r1, #3342336 @ 0x330000 │ │ │ │ stmdage r3!, {r0, r8, r9, ip, pc} │ │ │ │ mulls r9, r3, fp │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7974619 │ │ │ │ - @ instruction: 0xf8d8ebfa │ │ │ │ + @ instruction: 0xf8d8ec32 │ │ │ │ @ instruction: 0xf8073000 │ │ │ │ stmdavs sl!, {r0, r2, r3, sl, fp, lr}^ │ │ │ │ ldrsbtne pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf7ff9809 │ │ │ │ @ instruction: 0xf8dbfd05 │ │ │ │ @ instruction: 0xf1a91000 │ │ │ │ @ instruction: 0xf08a0018 │ │ │ │ @@ -106704,72 +106676,72 @@ │ │ │ │ tstpeq r4, #1073741866 @ p-variant is OBSOLETE @ 0x4000002a │ │ │ │ strtmi r9, [r3], -r0, lsl #6 │ │ │ │ @ instruction: 0xf088696a │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ andls sp, r0, r6, ror r0 │ │ │ │ ldrmi r2, [r0], -r5, lsl #4 │ │ │ │ ldmdavs r3!, {r0, r1, r8, sp} │ │ │ │ - blmi 1fb233c <__read_chk@plt+0x1f4cf68> │ │ │ │ + blmi 1fb22cc <__read_chk@plt+0x1f4cef8> │ │ │ │ @ instruction: 0xf0f4447b │ │ │ │ @ instruction: 0x4620fdd5 │ │ │ │ - blx 118b620 <__read_chk@plt+0x112624c> │ │ │ │ + blx 110b5b0 <__read_chk@plt+0x10a61dc> │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf8f4f08a │ │ │ │ andseq pc, r0, r9, lsr #3 │ │ │ │ @ instruction: 0xf93af0f5 │ │ │ │ cmnle fp, r0, lsl #16 │ │ │ │ orrlt r6, r0, r0, lsr r8 │ │ │ │ stc2 1, cr15, [r2, #72] @ 0x48 │ │ │ │ eoreq pc, r0, r9, lsr #3 │ │ │ │ - blx 1b09bd8 <__read_chk@plt+0x1aa4804> │ │ │ │ + blx 509b68 <__read_chk@plt+0x4a4794> │ │ │ │ @ instruction: 0xf5a7e009 │ │ │ │ @ instruction: 0xf8d377b2 │ │ │ │ @ instruction: 0x960000bc │ │ │ │ stmdbls fp, {r1, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff683b │ │ │ │ - bmi 1b8cc84 <__read_chk@plt+0x1b278b0> │ │ │ │ + bmi 1b8cc14 <__read_chk@plt+0x1b27840> │ │ │ │ cmpppl r6, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstcc r4, r8, asr fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d809c │ │ │ │ andlt r5, r7, r6, asr #26 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blmi 195fd2c <__read_chk@plt+0x18fa958> │ │ │ │ - ldc 4, cr4, [pc, #484] @ cd990 <__read_chk@plt+0x685bc> │ │ │ │ + blmi 195fcbc <__read_chk@plt+0x18fa8e8> │ │ │ │ + ldc 4, cr4, [pc, #484] @ cd920 <__read_chk@plt+0x6854c> │ │ │ │ ldrbtmi r7, [fp], #-2892 @ 0xfffff4b4 │ │ │ │ - blmi 18e5de0 <__read_chk@plt+0x1880a0c> │ │ │ │ - blvc 208dbc <__read_chk@plt+0x1a39e8> │ │ │ │ + blmi 18e5d70 <__read_chk@plt+0x188099c> │ │ │ │ + blvc 208d4c <__read_chk@plt+0x1a3978> │ │ │ │ bicvs r4, fp, fp, ror r4 │ │ │ │ str r2, [r6, -r2, lsl #6] │ │ │ │ andsle r1, r1, r3, lsl #25 │ │ │ │ bicsle r3, sl, r1 │ │ │ │ andeq pc, fp, r9, lsr #3 │ │ │ │ - stc2l 1, cr15, [r6, #-212]! @ 0xffffff2c │ │ │ │ + stc2 1, cr15, [lr, #-212] @ 0xffffff2c │ │ │ │ @ instruction: 0xf0b23801 │ │ │ │ ldrb pc, [r2, fp, ror #18] @ │ │ │ │ andcs r4, r3, #89088 @ 0x15c00 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf036447b │ │ │ │ strb pc, [sl, fp, asr #16] @ │ │ │ │ andcs r4, r5, #84, 18 @ 0x150000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldrbmi pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ strpl pc, [r0], #1284 @ 0x504 │ │ │ │ cmnpmi ip, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ @ instruction: 0xf0f49400 │ │ │ │ ldr pc, [r2, r1, asr #26]! │ │ │ │ - @ instruction: 0xf9d6f7b7 │ │ │ │ + @ instruction: 0xf9d4f7b7 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf888f08a │ │ │ │ andseq pc, r0, r9, lsr #3 │ │ │ │ @ instruction: 0xf8cef0f5 │ │ │ │ cmnlt r8, r4, lsl #12 │ │ │ │ ldrvc pc, [r0, r7, lsr #11]! │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ @@ -106788,66 +106760,66 @@ │ │ │ │ mrcgt 8, 2, APSR_nzcv, cr4, cr2, {6} │ │ │ │ mcrcs 8, 4, pc, cr0, cr2, {6} @ │ │ │ │ strbtmi r9, [r3], -r0, lsl #6 │ │ │ │ ldc2 7, cr15, [r2, #932]! @ 0x3a4 │ │ │ │ @ instruction: 0x46404b32 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blmi cf2490 <__read_chk@plt+0xc8d0bc> │ │ │ │ + blmi cf2420 <__read_chk@plt+0xc8d04c> │ │ │ │ andhi pc, r3, sl, asr r8 @ │ │ │ │ stmib sp, {r3, r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf1114800 │ │ │ │ eorsvs pc, r8, r9, lsr #20 │ │ │ │ @ instruction: 0x4642b1b8 │ │ │ │ @ instruction: 0xf1a94621 │ │ │ │ @ instruction: 0xf111001c │ │ │ │ ldmdavs r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf112b128 │ │ │ │ @ instruction: 0xf1a9fcdb │ │ │ │ @ instruction: 0xf11c0020 │ │ │ │ - blmi a4bfbc <__read_chk@plt+0x9e6be8> │ │ │ │ + blmi a4bdec <__read_chk@plt+0x9e6a18> │ │ │ │ stmdbvs ip!, {r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ strls r4, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ stc2l 0, cr15, [r8], #976 @ 0x3d0 │ │ │ │ - blmi 947630 <__read_chk@plt+0x8e225c> │ │ │ │ + blmi 9475c0 <__read_chk@plt+0x8e21ec> │ │ │ │ ldrbtmi r2, [fp], #-515 @ 0xfffffdfd │ │ │ │ @ instruction: 0xf797e7b7 │ │ │ │ - svclt 0x0000e874 │ │ │ │ + svclt 0x0000e8ac │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - eorseq r1, r5, r8, lsr #6 │ │ │ │ + mlaseq r5, r8, r3, r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r5, r6, lsl #6 │ │ │ │ - andseq r0, r9, r2, asr r4 │ │ │ │ + eorseq r1, r5, r6, ror r3 │ │ │ │ + andseq r0, r9, r6, ror #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrhteq r6, [r7], -r4 │ │ │ │ - andseq r0, r8, lr, ror r1 │ │ │ │ - andseq r0, r8, sl, ror r1 │ │ │ │ - mlaseq r7, r2, r1, r6 │ │ │ │ - andseq r0, r9, lr, lsl #8 │ │ │ │ - eorseq r0, fp, r8, lsr #6 │ │ │ │ - eorseq r6, r7, r8, lsr r1 │ │ │ │ - andseq r0, r9, r6, ror #10 │ │ │ │ - mulseq r8, sl, pc @ │ │ │ │ - mulseq r9, lr, r3 │ │ │ │ - andseq r0, r9, ip, asr #5 │ │ │ │ - andseq r0, r9, r8, ror r2 │ │ │ │ - ldrshteq r1, [r5], -ip │ │ │ │ - eorseq r5, r7, r8, ror #31 │ │ │ │ - andseq ip, r7, sl, asr #21 │ │ │ │ - andseq lr, r8, r8, lsr #28 │ │ │ │ - andseq lr, r8, r4, lsr lr │ │ │ │ - andseq r0, r9, sl, lsr r2 │ │ │ │ - andseq lr, r8, r0, ror #28 │ │ │ │ + eorseq r6, r7, r4, lsr #4 │ │ │ │ + andseq r0, r8, r6, asr #1 │ │ │ │ + andseq r0, r8, r2, asr #1 │ │ │ │ + eorseq r6, r7, r2, lsl #4 │ │ │ │ + andseq r0, r9, r2, lsr #6 │ │ │ │ + mlaseq fp, r8, r3, r0 │ │ │ │ + eorseq r6, r7, r8, lsr #3 │ │ │ │ + andseq r0, r9, sl, ror r4 │ │ │ │ + andseq lr, r8, lr, lsr #29 │ │ │ │ + @ instruction: 0x001902b2 │ │ │ │ + andseq r0, r9, r0, ror #3 │ │ │ │ + andseq r0, r9, ip, lsl #3 │ │ │ │ + eorseq r1, r5, ip, ror #2 │ │ │ │ + eorseq r6, r7, r8, asr r0 │ │ │ │ + andseq ip, r7, r2, lsl sl │ │ │ │ + andseq lr, r8, ip, lsr sp │ │ │ │ + andseq lr, r8, r8, asr #26 │ │ │ │ + andseq r0, r9, lr, asr #2 │ │ │ │ + andseq lr, r8, r4, ror sp │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq r0, r9, lr, lsr #3 │ │ │ │ - @ instruction: 0x0018edb2 │ │ │ │ + andseq r0, r9, r2, asr #1 │ │ │ │ + andseq lr, r8, r6, asr #25 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r6, sl, lsr #30 │ │ │ │ teqlt r9, pc, ror r4 │ │ │ │ stmdavs r9, {r2, r3, r9, sl, lr}^ │ │ │ │ @@ -106856,15 +106828,15 @@ │ │ │ │ andle r0, r3, r2, lsl #30 │ │ │ │ andlt r2, r6, r0 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ stmdavs r8, {r1, r2, r9, sl, lr}^ │ │ │ │ rscsle r2, r7, r0, lsl #16 │ │ │ │ ldrmi r4, [r0], r1, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1565 @ 0xfffff9e3 │ │ │ │ - blx fea09dda <__read_chk@plt+0xfe9a4a06> │ │ │ │ + blx fea09d6a <__read_chk@plt+0xfe9a4996> │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ strbmi sp, [sl], -lr, ror #3 │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ @ instruction: 0xf90ef0f5 │ │ │ │ biclt r4, r8, r1, lsl #13 │ │ │ │ ldrtmi r9, [r1], -pc, lsl #22 │ │ │ │ @ instruction: 0xf8834a19 │ │ │ │ @@ -106875,97 +106847,97 @@ │ │ │ │ @ instruction: 0xf8cd9014 │ │ │ │ andls sl, r4, #12 │ │ │ │ stmdbvs r2!, {r1, r2, r5, r6, fp, sp, lr}^ │ │ │ │ strls r6, [r2], #-3188 @ 0xfffff38c │ │ │ │ strls r9, [r0, #-3086] @ 0xfffff3f2 │ │ │ │ @ instruction: 0xf0e89401 │ │ │ │ strb pc, [lr, r7, ror #29] @ │ │ │ │ - bl 168b840 <__read_chk@plt+0x162646c> │ │ │ │ + bl fe48b7d0 <__read_chk@plt+0xfe4263fc> │ │ │ │ @ instruction: 0xf1106800 │ │ │ │ stmdbmi ip, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf1154479 │ │ │ │ - stmdbmi sl, {r0, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi sl, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7974479 │ │ │ │ - andcs lr, r4, #5636096 @ 0x560000 │ │ │ │ + andcs lr, r4, #9306112 @ 0x8e0000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0352005 │ │ │ │ @ instruction: 0xe7b5ff37 │ │ │ │ - eorseq r0, r5, ip, lsl pc │ │ │ │ - andseq lr, r8, r2, ror lr │ │ │ │ + eorseq r0, r5, ip, lsl #31 │ │ │ │ + andseq lr, r8, r6, lsl #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq r9, r0, r0 │ │ │ │ - andseq r8, r8, r8, lsl #18 │ │ │ │ + andseq pc, r8, r4, lsr #31 │ │ │ │ + andseq r8, r8, ip, lsl r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 70bd64 <__read_chk@plt+0x6a6990> │ │ │ │ + bleq 70bcf4 <__read_chk@plt+0x6a6920> │ │ │ │ stclmi 2, cr15, [r4, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf10d4a73 │ │ │ │ @ instruction: 0xf10d0824 │ │ │ │ - blge 3506c4 <__read_chk@plt+0x2eb2f0> │ │ │ │ + blge 350654 <__read_chk@plt+0x2eb280> │ │ │ │ movwls r4, #29818 @ 0x747a │ │ │ │ - blmi 1cd6a4c <__read_chk@plt+0x1c71678> │ │ │ │ + blmi 1cd69dc <__read_chk@plt+0x1c71608> │ │ │ │ @ instruction: 0xf8cb460d │ │ │ │ strmi r4, [r7], -r0 │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ strls r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ stmdbmi ip!, {r0, r1, r3, r4, r9, sl, fp, sp, pc}^ │ │ │ │ andcs r5, r5, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmdavs fp, {r2, r3, r5, r7, r8, ip, pc} │ │ │ │ ldrtcc pc, [ip], #2253 @ 0x8cd @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldmda sl, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r2, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r9, r1, #0 │ │ │ │ ldrbtmi r4, [r9], #1584 @ 0x630 │ │ │ │ movwls r6, #6507 @ 0x196b │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - b a0b8e8 <__read_chk@plt+0x9a6514> │ │ │ │ + b 180b878 <__read_chk@plt+0x17a64a4> │ │ │ │ @ instruction: 0xf88d4b62 │ │ │ │ @ instruction: 0x464140bb │ │ │ │ andge pc, r3, r9, asr r8 @ │ │ │ │ strmi lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ strls sl, [r2, -pc, lsr #24] │ │ │ │ stmdbvs fp!, {r1, r5, r9, sl, lr}^ │ │ │ │ stmdavs fp!, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ movwvs lr, #2509 @ 0x9cd │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xffa6f7ee │ │ │ │ - bmi 16bc0a0 <__read_chk@plt+0x1656ccc> │ │ │ │ + bmi 16bc030 <__read_chk@plt+0x1656c5c> │ │ │ │ ldrbtmi r4, [sl], #-2898 @ 0xfffff4ae │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrtcc pc, [ip], #2269 @ 0x8dd @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vqadd.s8 d8, d29, d6 │ │ │ │ pop {r2, r6, r7, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf8da8ff0 │ │ │ │ strtmi r1, [r0], -r0 │ │ │ │ @ instruction: 0xf1103124 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8d04b │ │ │ │ - bls 28daf4 <__read_chk@plt+0x228720> │ │ │ │ + bls 28da84 <__read_chk@plt+0x2286b0> │ │ │ │ @ instruction: 0xf0ea4621 │ │ │ │ @ instruction: 0xf8dafb55 │ │ │ │ strmi r3, [r6], -r0 │ │ │ │ @ instruction: 0xf8d32f00 │ │ │ │ stcle 0, cr0, [r3, #-752] @ 0xfffffd10 │ │ │ │ - bvs fe1b9f4c <__read_chk@plt+0xfe154b78> │ │ │ │ + bvs fe1b9edc <__read_chk@plt+0xfe154b08> │ │ │ │ suble r4, r5, #-1342177269 @ 0xb000000b │ │ │ │ vmov.i32 q9, #4352 @ 0x00001100 │ │ │ │ ldrtmi r0, [r9], -r0, lsl #4 │ │ │ │ @ instruction: 0xffb2f0ac │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ - beq c09f58 <__read_chk@plt+0xba4b84> │ │ │ │ + beq c09ee8 <__read_chk@plt+0xba4b14> │ │ │ │ @ instruction: 0xf88a2300 │ │ │ │ - blmi 1019b2c <__read_chk@plt+0xfb4758> │ │ │ │ + blmi 1019abc <__read_chk@plt+0xfb46e8> │ │ │ │ andls pc, r3, r9, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ tstcs r1, r3, lsl r1 │ │ │ │ ldrmi r2, [r8, r0] │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0x46324638 │ │ │ │ @ instruction: 0xf8d84629 │ │ │ │ @@ -106973,215 +106945,215 @@ │ │ │ │ @ instruction: 0xf7ff4623 │ │ │ │ @ instruction: 0xf8d9ff01 │ │ │ │ strmi r3, [r7], -r0 │ │ │ │ tstcs r2, r3, lsl r1 │ │ │ │ ldrmi r2, [r8, r0] │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0x4658b113 │ │ │ │ - @ instruction: 0xf866f11c │ │ │ │ + @ instruction: 0xf80ef11c │ │ │ │ eorsle r2, r3, r1, lsl #30 │ │ │ │ suble r3, r1, r1, lsl #14 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ adcle r2, r0, r0, lsl #22 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx ff80a038 <__read_chk@plt+0xff7a4c64> │ │ │ │ + blx fe209fc8 <__read_chk@plt+0xfe1a4bf4> │ │ │ │ @ instruction: 0xf8dae79b │ │ │ │ @ instruction: 0xf8c83000 │ │ │ │ @ instruction: 0xf5030000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ str r4, [sl, ip, ror #1]! │ │ │ │ @ instruction: 0xf1294639 │ │ │ │ - @ instruction: 0xf8daf921 │ │ │ │ + @ instruction: 0xf8daf8c9 │ │ │ │ subscs r3, r1, #0 │ │ │ │ andeq pc, r0, #268435468 @ 0x1000000c │ │ │ │ ldrtmi r4, [r9], -r2, lsl #13 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xff64f0ac │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf89ad0ae │ │ │ │ @ instruction: 0x06db3058 │ │ │ │ ldrbmi sp, [r1], -sl, lsr #1 │ │ │ │ - beq c0a004 <__read_chk@plt+0xba4c30> │ │ │ │ + beq c09f94 <__read_chk@plt+0xba4bc0> │ │ │ │ @ instruction: 0xf1294650 │ │ │ │ - str pc, [r8, r9, ror #25]! │ │ │ │ + @ instruction: 0xe7a8fc91 │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0064f796 │ │ │ │ + svc 0x009cf796 │ │ │ │ andcs r6, r4, #1720320 @ 0x1a4000 │ │ │ │ tstls r0, r3, lsl #12 │ │ │ │ tstcs r0, r0, lsl r6 │ │ │ │ @ instruction: 0xf0f49401 │ │ │ │ @ instruction: 0xe7bdfb79 │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xff56f0b1 │ │ │ │ @ instruction: 0xf796e7b8 │ │ │ │ - svclt 0x0000eedc │ │ │ │ - eorseq r0, r5, r0, asr #28 │ │ │ │ + svclt 0x0000ef14 │ │ │ │ + ldrhteq r0, [r5], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, r9, r0, asr #32 │ │ │ │ - eorseq r0, r5, r6, lsl #28 │ │ │ │ + andseq pc, r8, r4, asr pc @ │ │ │ │ + eorseq r0, r5, r6, ror lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, r5, r2, asr #27 │ │ │ │ + eorseq r0, r5, r2, lsr lr │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x0018fede │ │ │ │ - andseq pc, r8, lr, ror #29 │ │ │ │ + @ instruction: 0x0018fdf2 │ │ │ │ + andseq pc, r8, r2, lsl #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 50bf6c <__read_chk@plt+0x4a6b98> │ │ │ │ + bleq 50befc <__read_chk@plt+0x4a6b28> │ │ │ │ stclmi 2, cr15, [ip, #692] @ 0x2b4 │ │ │ │ svcge 0x000b4a87 │ │ │ │ - beq d0a07c <__read_chk@plt+0xca4ca8> │ │ │ │ + beq d0a00c <__read_chk@plt+0xca4c38> │ │ │ │ ldrbtmi r4, [sl], #-2950 @ 0xfffff47a │ │ │ │ andls r4, r8, sp, lsl #12 │ │ │ │ eorsvs r2, r9, r0, lsl #2 │ │ │ │ andne pc, r0, sl, asr #17 │ │ │ │ ldmpl r3, {r0, r1, r7, r9, sl, fp, lr}^ │ │ │ │ eorseq pc, r4, #1073741825 @ 0x40000001 │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ strbcc pc, [r4], #2253 @ 0x8cd @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andls r6, r7, #109568 @ 0x1ac00 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi 202e018 <__read_chk@plt+0x1fc8c44> │ │ │ │ + blmi 202dfa8 <__read_chk@plt+0x1fc8bd4> │ │ │ │ @ instruction: 0xf8d54688 │ │ │ │ @ instruction: 0xf105b014 │ │ │ │ ldrbtmi r0, [fp], #-2356 @ 0xfffff6cc │ │ │ │ and r9, r2, r6, lsl #6 │ │ │ │ svccc 0x0034f859 │ │ │ │ @ instruction: 0x4658b1f3 │ │ │ │ @ instruction: 0xf797465c │ │ │ │ - @ instruction: 0xf8d9e914 │ │ │ │ + @ instruction: 0xf8d9e94c │ │ │ │ @ instruction: 0x46021014 │ │ │ │ @ instruction: 0xf7964658 │ │ │ │ - stmiblt r0!, {r2, r4, r9, fp, sp, lr, pc} │ │ │ │ + stmiblt r0!, {r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ - bcs 16fd14 <__read_chk@plt+0x10a940> │ │ │ │ + bcs 16fca4 <__read_chk@plt+0x10a8d0> │ │ │ │ ldmdavs r8, {r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf1109906 │ │ │ │ stmdblt r8, {r0, r1, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ svccc 0x0034f859 │ │ │ │ @ instruction: 0xb014f8d5 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - blmi 1adf640 <__read_chk@plt+0x1a7a26c> │ │ │ │ + blmi 1adf5d0 <__read_chk@plt+0x1a7a1fc> │ │ │ │ ldmdbeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmib sp, {r4, r6, r8, r9, sp}^ │ │ │ │ ldrmi r8, [r9], -r1, lsl #8 │ │ │ │ - ldm r6!, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb lr!, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwcs r4, #2658 @ 0xa62 │ │ │ │ sbccc pc, r3, sp, lsl #17 │ │ │ │ @ instruction: 0xf8564639 │ │ │ │ @ instruction: 0xf8cdb002 │ │ │ │ @ instruction: 0xf10d9000 │ │ │ │ stmib sp, {r2, r6, r7, r8, fp}^ │ │ │ │ strbmi r3, [sl], -r4, lsl #6 │ │ │ │ movwcc lr, #10701 @ 0x29cd │ │ │ │ vst2.8 {d25-d28}, [pc], r1 │ │ │ │ @ instruction: 0xf8db6380 │ │ │ │ @ instruction: 0xf7ee0000 │ │ │ │ ldmdblt r8!, {r0, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blmi 1560678 <__read_chk@plt+0x14fb2a4> │ │ │ │ + blmi 1560608 <__read_chk@plt+0x14fb234> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #9 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r5, r0, asr #32 │ │ │ │ stclmi 2, cr15, [ip, #52] @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ strbmi r4, [r8], r8, asr #12 │ │ │ │ @ instruction: 0xf1103124 │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x46414652 │ │ │ │ - blx b0a0fc <__read_chk@plt+0xaa4d28> │ │ │ │ + blx b0a08c <__read_chk@plt+0xaa4cb8> │ │ │ │ andls r4, r6, r9, asr #22 │ │ │ │ movwls r5, #39155 @ 0x98f3 │ │ │ │ - blcs e7dcc <__read_chk@plt+0x829f8> │ │ │ │ + blcs e7d5c <__read_chk@plt+0x82988> │ │ │ │ tstcs r1, sp, rrx │ │ │ │ ldrmi r2, [r8, r0] │ │ │ │ stmdacs r0, {r3, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dfd06e │ │ │ │ stcls 1, cr11, [r7], {16} │ │ │ │ strd r4, [r3], -fp │ │ │ │ svccc 0x0034f854 │ │ │ │ eorsle r2, r4, r0, lsl #22 │ │ │ │ ldrtmi r6, [r0], -lr, ror #18 │ │ │ │ - ldm sl, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r6, [r2], -r1, ror #18 │ │ │ │ @ instruction: 0xf7964630 │ │ │ │ - bllt 1508404 <__read_chk@plt+0x14a3030> │ │ │ │ + bllt 1508474 <__read_chk@plt+0x14a30a0> │ │ │ │ ldmdahi lr, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ mvnle r2, r2, lsl #28 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ ldrbmi sp, [r9], -sl, ror #1 │ │ │ │ @ instruction: 0xf99cf110 │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ - blge 442540 <__read_chk@plt+0x3dd16c> │ │ │ │ + blge 4424d0 <__read_chk@plt+0x3dd0fc> │ │ │ │ ldmdavs fp!, {r0, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf88d4621 │ │ │ │ movwls r0, #52 @ 0x34 │ │ │ │ - bls 25f6cc <__read_chk@plt+0x1fa2f8> │ │ │ │ + bls 25f65c <__read_chk@plt+0x1fa288> │ │ │ │ @ instruction: 0xf7ff9808 │ │ │ │ stmdacs r1, {r0, r1, r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls 342124 <__read_chk@plt+0x2dcd50> │ │ │ │ + bls 3420b4 <__read_chk@plt+0x2dcce0> │ │ │ │ ldmdavs r2, {r0, r1, r9, sl, lr} │ │ │ │ andls fp, r7, r2, lsr #2 │ │ │ │ @ instruction: 0x46484631 │ │ │ │ - blls 29fc1c <__read_chk@plt+0x23a848> │ │ │ │ + blls 29fbac <__read_chk@plt+0x23a7d8> │ │ │ │ tstle sl, r1, lsl #6 │ │ │ │ ldrbtmi r4, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ mcr2 0, 3, pc, cr2, cr1, {5} @ │ │ │ │ - blls 345e40 <__read_chk@plt+0x2e0a6c> │ │ │ │ + blls 345dd0 <__read_chk@plt+0x2e09fc> │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ andcs r2, r0, r2, lsl #2 │ │ │ │ stmdbmi r4!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7964479 │ │ │ │ - stmdbvs r9!, {r1, r2, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs r9!, {r1, r2, r3, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r9, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf8cd2100 │ │ │ │ @ instruction: 0xf0f48004 │ │ │ │ @ instruction: 0xf8dafa69 │ │ │ │ - blcs d9e1c <__read_chk@plt+0x74a48> │ │ │ │ + blcs d9dac <__read_chk@plt+0x749d8> │ │ │ │ svcge 0x007cf43f │ │ │ │ tstcs r0, r6, lsl #16 │ │ │ │ - @ instruction: 0xf98af12d │ │ │ │ + @ instruction: 0xf932f12d │ │ │ │ @ instruction: 0xf8dbe776 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ ldrmi r3, [r8], ip, ror #1 │ │ │ │ - blvs 1bc7c54 <__read_chk@plt+0x1b62880> │ │ │ │ + blvs 1bc7be4 <__read_chk@plt+0x1b62810> │ │ │ │ orrsle r2, r4, r0, lsl #22 │ │ │ │ stmdbvs ip!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7404698 │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ sbcsle r2, r0, r0, lsl #22 │ │ │ │ ldrmi r2, [r8, r2, lsl #2] │ │ │ │ @ instruction: 0xf796e7cd │ │ │ │ - svclt 0x0000edb0 │ │ │ │ - eorseq r0, r5, sl, lsr ip │ │ │ │ + svclt 0x0000ede8 │ │ │ │ + eorseq r0, r5, sl, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, r5, r4, lsr #24 │ │ │ │ - andseq lr, r8, r2, lsl #23 │ │ │ │ - andseq pc, r8, r8, lsr #28 │ │ │ │ + mlaseq r5, r4, ip, r0 │ │ │ │ + mulseq r8, r6, sl │ │ │ │ + andseq pc, r8, ip, lsr sp @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r0, r5, r8, ror #22 │ │ │ │ + ldrsbteq r0, [r5], -r8 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - mulseq r8, r0, sl │ │ │ │ - andseq pc, r8, r2, ror #26 │ │ │ │ - andseq pc, r8, r0, lsr #26 │ │ │ │ + andseq lr, r8, r4, lsr #19 │ │ │ │ + andseq pc, r8, r6, ror ip @ │ │ │ │ + andseq pc, r8, r4, lsr ip @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf8df4b34 │ │ │ │ ldrbtmi ip, [fp], #-212 @ 0xffffff2c │ │ │ │ andvc pc, ip, r3, asr r8 @ │ │ │ │ @@ -107209,15 +107181,15 @@ │ │ │ │ stmdavs r2!, {r1, r4, r5, ip, lr, pc}^ │ │ │ │ @ instruction: 0xe7e18813 │ │ │ │ stmiblt r8, {r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0x46224b1d │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ pop {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ff41f0 │ │ │ │ - blmi 77cb30 <__read_chk@plt+0x71775c> │ │ │ │ + blmi 77cac0 <__read_chk@plt+0x7176ec> │ │ │ │ pop {r2, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-496 @ 0xfffffe10 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ stclt 0, cr15, [r8], #212 @ 0xd4 │ │ │ │ ldrbtmi r4, [r9], #-2326 @ 0xfffff6ea │ │ │ │ @ instruction: 0xf8d6f110 │ │ │ │ stmdavs r2!, {r7, r8, ip, sp, pc}^ │ │ │ │ @@ -107231,22 +107203,22 @@ │ │ │ │ ldrb sp, [r7, r3, asr #1] │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stcllt 7, cr15, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ mrclt 7, 2, APSR_nzcv, cr14, cr15, {7} │ │ │ │ - eorseq r0, r5, r2, ror #19 │ │ │ │ + eorseq r0, r5, r2, asr sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r7, r2, asr #13 │ │ │ │ - andseq lr, r8, r8, lsl r9 │ │ │ │ - andseq pc, r8, r0, ror ip @ │ │ │ │ - andseq pc, r8, sl, lsr ip @ │ │ │ │ - @ instruction: 0x0018e8d6 │ │ │ │ - andseq lr, r8, r8, asr #17 │ │ │ │ + andseq pc, r7, sl, lsl #12 │ │ │ │ + andseq lr, r8, ip, lsr #16 │ │ │ │ + andseq pc, r8, r4, lsl #23 │ │ │ │ + andseq pc, r8, lr, asr #22 │ │ │ │ + andseq lr, r8, sl, ror #15 │ │ │ │ + @ instruction: 0x0018e7dc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ ldrmi r4, [r5], -ip, lsl #12 │ │ │ │ strtcs pc, [r0], #2271 @ 0x8df │ │ │ │ @@ -107259,15 +107231,15 @@ │ │ │ │ ldmpl r3, {r4, r7, sl, pc}^ │ │ │ │ ldrbtmi r3, [r8], #276 @ 0x114 │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ stmdacs r0, {r3, r4, r7, sl, fp, ip, sp} │ │ │ │ tstphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ - blcs efff0 <__read_chk@plt+0x8ac1c> │ │ │ │ + blcs eff80 <__read_chk@plt+0x8abac> │ │ │ │ sbcshi pc, r9, r0, asr #32 │ │ │ │ stmdacs r0, {r6, fp, sp, lr} │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ strbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf1104479 │ │ │ │ @ instruction: 0x4607f873 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @@ -107281,82 +107253,82 @@ │ │ │ │ stmib r3, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ teqcc r4, #0, 4 │ │ │ │ stcne 8, cr15, [ip], {83} @ 0x53 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ ldrdlt pc, [ip], #128 @ 0x80 @ │ │ │ │ svceq 0x0000f1bb │ │ │ │ sbcshi pc, r2, r0 │ │ │ │ - beq 30a6d4 <__read_chk@plt+0x2a5300> │ │ │ │ + beq 30a664 <__read_chk@plt+0x2a5290> │ │ │ │ @ instruction: 0x46504659 │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ - ldmda r2!, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl!, {r0, r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ usub8mi r3, r0, r8 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf9fef110 │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0x465080fe │ │ │ │ - @ instruction: 0xf930f135 │ │ │ │ + @ instruction: 0xf8d8f135 │ │ │ │ @ instruction: 0x61204601 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ subpl pc, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf0ac3030 │ │ │ │ - bmi fff8c78c <__read_chk@plt+0xfff273b8> │ │ │ │ + bmi fff8c71c <__read_chk@plt+0xfff27348> │ │ │ │ stmdbvs r0!, {r1, r3, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ stc2 1, cr15, [r4, #-68]! @ 0xffffffbc │ │ │ │ @ instruction: 0xf8464601 │ │ │ │ stmdacs r0, {r3, r4, r7, sl, fp} │ │ │ │ msrhi SPSR_sx, r0 │ │ │ │ andcs r2, r2, sl, lsl #4 │ │ │ │ ldc2 0, cr15, [r6, #976] @ 0x3d0 │ │ │ │ @ instruction: 0xf8464601 │ │ │ │ stmdacs r0, {r4, r7, sl, fp} │ │ │ │ orrshi pc, r8, r0 │ │ │ │ - b 14a8234 <__read_chk@plt+0x1442e60> │ │ │ │ + b 14a81c4 <__read_chk@plt+0x1442df0> │ │ │ │ vst1.64 {d3-d4}, [sl], r5 │ │ │ │ vst1.32 {d17-d18}, [sl], r0 │ │ │ │ @ instruction: 0xf8d32a00 │ │ │ │ @ instruction: 0xf1bbb044 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmdavs r3!, {r0, r1, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bmi ffaee664 <__read_chk@plt+0xffa89290> │ │ │ │ + bmi ffaee5f4 <__read_chk@plt+0xffa89220> │ │ │ │ ldrbtmi r4, [sl], #-2536 @ 0xfffff618 │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcge 1, cr3, [lr, #-8] │ │ │ │ @ instruction: 0xf1a54be6 │ │ │ │ ldrbmi r0, [r8], -r8, lsl #22 │ │ │ │ ldrbtmi r9, [fp], #-516 @ 0xfffffdfc │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ ldrmi r9, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7962201 │ │ │ │ - @ instruction: 0xf8d8eef4 │ │ │ │ + @ instruction: 0xf8d8ef2c │ │ │ │ stmdavs r2!, {ip, sp}^ │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ @ instruction: 0xf8060b00 │ │ │ │ @ instruction: 0xf8d3bc09 │ │ │ │ @ instruction: 0xf7fe10bc │ │ │ │ @ instruction: 0xf856fffd │ │ │ │ mulls r7, r0, ip │ │ │ │ andeq pc, ip, r5, lsr #3 │ │ │ │ - blx ffe8a33a <__read_chk@plt+0xffe24f66> │ │ │ │ + blx ffe8a2ca <__read_chk@plt+0xffe24ef6> │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ ldrbmi r6, [fp], -r2, ror #18 │ │ │ │ ldrsbteq pc, [ip], r1 @ │ │ │ │ - blt 188858 <__read_chk@plt+0x123484> │ │ │ │ + blt 1887e8 <__read_chk@plt+0x123414> │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ stcne 8, cr15, [ip], {86} @ 0x56 │ │ │ │ strbmi r9, [r9], -r1, lsl #2 │ │ │ │ ldc2 0, cr15, [r8], #-540 @ 0xfffffde4 │ │ │ │ @ instruction: 0xf8564682 │ │ │ │ @ instruction: 0xf0890c90 │ │ │ │ - blls 2cd12c <__read_chk@plt+0x267d58> │ │ │ │ + blls 2cd0bc <__read_chk@plt+0x267ce8> │ │ │ │ @ instruction: 0x4658b113 │ │ │ │ - stc2l 7, cr15, [r0, #-728] @ 0xfffffd28 │ │ │ │ + ldc2 7, cr15, [lr, #-728]! @ 0xfffffd28 │ │ │ │ andseq pc, r0, r5, lsr #3 │ │ │ │ ldc2 0, cr15, [ip], #-976 @ 0xfffffc30 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ ldmdbvs r9, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00182900 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @@ -107368,46 +107340,46 @@ │ │ │ │ stmib sp, {r4, r9, sl, lr}^ │ │ │ │ ldrbtmi sl, [fp], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf0f42103 │ │ │ │ @ instruction: 0xf856f8b1 │ │ │ │ @ instruction: 0xb1900c98 │ │ │ │ @ instruction: 0xf86af112 │ │ │ │ andseq pc, r8, r5, lsr #3 │ │ │ │ - ldc2l 1, cr15, [r0, #-108] @ 0xffffff94 │ │ │ │ + ldc2l 1, cr15, [r8], #108 @ 0x6c │ │ │ │ ldmibmi r7!, {r0, r1, r3, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7964479 │ │ │ │ - andcs lr, r5, #132, 24 @ 0x8400 │ │ │ │ + andcs lr, r5, #188, 24 @ 0xbc00 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0354610 │ │ │ │ strcs pc, [r1, -r5, ror #22] │ │ │ │ @ instruction: 0xf50d4ab1 │ │ │ │ - blmi fea227d0 <__read_chk@plt+0xfe9bd3fc> │ │ │ │ + blmi fea22760 <__read_chk@plt+0xfe9bd38c> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ teqphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf50d4638 │ │ │ │ andlt r5, r7, r5, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbcc pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ - beq 30a87c <__read_chk@plt+0x2a54a8> │ │ │ │ + beq 30a80c <__read_chk@plt+0x2a5438> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf5034651 │ │ │ │ @ instruction: 0xf8d35300 │ │ │ │ @ instruction: 0xf0ac06e8 │ │ │ │ stmdacs r0, {r0, r1, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ @ instruction: 0xf0ac4650 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, ip, r0, asr #5 │ │ │ │ ldrdlt pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1354650 │ │ │ │ - @ instruction: 0xf50bf859 │ │ │ │ + @ instruction: 0xf50bf801 │ │ │ │ @ instruction: 0xf8cb5b40 │ │ │ │ ldr r0, [r8, -ip, ror #1] │ │ │ │ andcs r4, r5, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xe7be4479 │ │ │ │ @ instruction: 0xf1a5ad0e │ │ │ │ @ instruction: 0xf089000c │ │ │ │ @ instruction: 0xf8d8fb69 │ │ │ │ @@ -107416,58 +107388,58 @@ │ │ │ │ stmib sp, {r0, r1, r3, r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cdba02 │ │ │ │ @ instruction: 0xf856b000 │ │ │ │ smlabbls r1, ip, ip, r1 │ │ │ │ @ instruction: 0xf0874649 │ │ │ │ strmi pc, [r2], fp, lsr #23 │ │ │ │ ldceq 8, cr15, [r0], {86} @ 0x56 │ │ │ │ - blx 1c8a47e <__read_chk@plt+0x1c250aa> │ │ │ │ + blx 1c8a40e <__read_chk@plt+0x1c2503a> │ │ │ │ stmibmi sl, {r1, r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7962000 │ │ │ │ - andcs lr, r5, #36, 24 @ 0x2400 │ │ │ │ + andcs lr, r5, #92, 24 @ 0x5c00 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4610 │ │ │ │ @ instruction: 0xf0f4a000 │ │ │ │ @ instruction: 0xe79cf811 │ │ │ │ andls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [r9], #257 @ 0x101 │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ @ instruction: 0x4604fdf5 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf85680c3 │ │ │ │ @ instruction: 0xf7960c98 │ │ │ │ - andcc lr, r8, r4, lsl lr │ │ │ │ - mcr2 1, 2, pc, cr6, cr11, {0} @ │ │ │ │ + andcc lr, r8, ip, asr #28 │ │ │ │ + stc2l 1, cr15, [lr, #108]! @ 0x6c │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ ldceq 8, cr15, [r4], {70} @ 0x46 │ │ │ │ movwls r2, #257 @ 0x101 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrbtmi r4, [fp], #-2935 @ 0xfffff489 │ │ │ │ - svc 0x0074f796 │ │ │ │ + svc 0x00acf796 │ │ │ │ ldcne 8, cr15, [r4], {86} @ 0x56 │ │ │ │ @ instruction: 0xf0074620 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi 1dc2444 <__read_chk@plt+0x1d5d070> │ │ │ │ + blmi 1dc23d4 <__read_chk@plt+0x1d5d000> │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - blx ff68a3a4 <__read_chk@plt+0xff624fd0> │ │ │ │ + blx ff68a334 <__read_chk@plt+0xff624f60> │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ @ instruction: 0xf1a5b11b │ │ │ │ @ instruction: 0xf11b0018 │ │ │ │ - @ instruction: 0xf856fcad │ │ │ │ + @ instruction: 0xf856fc55 │ │ │ │ @ instruction: 0xb11b3c94 │ │ │ │ andseq pc, r4, r5, lsr #3 │ │ │ │ - stc2 1, cr15, [r6], #108 @ 0x6c │ │ │ │ + mcrr2 1, 1, pc, lr, cr11 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - bvs 7c8064 <__read_chk@plt+0x762c90> │ │ │ │ + bvs 7c7ff4 <__read_chk@plt+0x762c20> │ │ │ │ @ instruction: 0xf73f4599 │ │ │ │ @ instruction: 0xf502af2f │ │ │ │ @ instruction: 0xf8515240 │ │ │ │ @ instruction: 0xf8d29029 │ │ │ │ @ instruction: 0xf1b940d8 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ stmdavs r3!, {r0, r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @@ -107476,244 +107448,244 @@ │ │ │ │ @ instruction: 0xf8d8b16b │ │ │ │ strbmi r2, [r9], -r0 │ │ │ │ ldrsbteq pc, [ip], r2 @ │ │ │ │ movwls r4, #1570 @ 0x622 │ │ │ │ @ instruction: 0xf7fe2300 │ │ │ │ @ instruction: 0xf104ff61 │ │ │ │ @ instruction: 0xf11b000c │ │ │ │ - stmdbvs r3!, {r0, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs r3!, {r0, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf11b0010 │ │ │ │ - @ instruction: 0xf854fc73 │ │ │ │ - blcs de028 <__read_chk@plt+0x78c54> │ │ │ │ + @ instruction: 0xf854fc1b │ │ │ │ + blcs ddfb8 <__read_chk@plt+0x78be4> │ │ │ │ str sp, [r5, -r5, ror #3] │ │ │ │ andcs r4, r5, #1261568 @ 0x134000 │ │ │ │ @ instruction: 0xf7964479 │ │ │ │ - strmi lr, [r4], -r4, lsr #23 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr2, cr6, {4} │ │ │ │ + @ instruction: 0x4604ebdc │ │ │ │ + mcr 7, 6, pc, cr10, cr6, {4} @ │ │ │ │ @ instruction: 0xf1106800 │ │ │ │ andcs pc, r5, #233472 @ 0x39000 │ │ │ │ strtmi r4, [r3], -r5, lsl #12 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0f39500 │ │ │ │ ldr pc, [r6, -fp, lsl #31] │ │ │ │ andcs r4, r3, #68, 22 @ 0x11000 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf035447b │ │ │ │ @ instruction: 0xe79dfa75 │ │ │ │ - bmi 116109c <__read_chk@plt+0x10fbcc8> │ │ │ │ + bmi 116102c <__read_chk@plt+0x10fbc58> │ │ │ │ ldrbtmi r6, [fp], #-2401 @ 0xfffff69f │ │ │ │ @ instruction: 0xe696447a │ │ │ │ ldrbtmi r4, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ stmdbmi r0, {r0, r1, r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 208c208 <__read_chk@plt+0x2026e34> │ │ │ │ + bl fee8c198 <__read_chk@plt+0xfee26dc4> │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ ldrbmi pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ strpl pc, [r0], #-1284 @ 0xfffffafc │ │ │ │ usatmi pc, #8, r4, asr #17 @ │ │ │ │ @ instruction: 0xf0f39400 │ │ │ │ strbt pc, [lr], r3, ror #30 @ │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ @ instruction: 0xf7964479 │ │ │ │ - strmi lr, [r4], -r8, ror #22 │ │ │ │ - mrc 7, 2, APSR_nzcv, cr6, cr6, {4} │ │ │ │ + strmi lr, [r4], -r0, lsr #23 │ │ │ │ + mcr 7, 4, pc, cr14, cr6, {4} @ │ │ │ │ @ instruction: 0xf1106800 │ │ │ │ @ instruction: 0xf856f9fd │ │ │ │ andcs r1, r5, #152, 24 @ 0x9800 │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ ldrmi r4, [r0], -r3, lsr #12 │ │ │ │ @ instruction: 0xf0f32103 │ │ │ │ @ instruction: 0xf856ff75 │ │ │ │ stmdacs r0, {r3, r4, r7, sl, fp} │ │ │ │ mrcge 4, 6, APSR_nzcv, cr5, cr15, {1} │ │ │ │ @ instruction: 0xff2cf111 │ │ │ │ @ instruction: 0xf11ba808 │ │ │ │ - @ instruction: 0xe6cefc13 │ │ │ │ + @ instruction: 0xe6cefbbb │ │ │ │ ldrbmi r4, [r1], -r8, asr #12 │ │ │ │ stc2 0, cr15, [sl, #-28]! @ 0xffffffe4 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ svcge 0x0035f47f │ │ │ │ ldrdls pc, [r8], pc @ │ │ │ │ ldrbtmi r2, [r9], #257 @ 0x101 │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ @ instruction: 0x4604fd1f │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrbmi sl, [r1], -sl, lsr #30 │ │ │ │ @ instruction: 0xf0074648 │ │ │ │ @ instruction: 0x4604fd17 │ │ │ │ @ instruction: 0xf796e723 │ │ │ │ - svclt 0x0000eaba │ │ │ │ - eorseq r0, r5, lr, asr #17 │ │ │ │ + svclt 0x0000eaf2 │ │ │ │ + eorseq r0, r5, lr, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r0, [r5], -sl │ │ │ │ - andseq r7, ip, ip, lsr #25 │ │ │ │ + eorseq r0, r5, sl, lsr #18 │ │ │ │ + andseq r7, ip, r0, asr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, sl, ip, lsr #8 │ │ │ │ - andseq pc, r8, sl, lsr #23 │ │ │ │ - andseq fp, r9, lr, lsl #10 │ │ │ │ - eoreq sp, sp, r4, ror r8 │ │ │ │ - mulseq r8, lr, fp │ │ │ │ - andseq pc, r8, r2, lsl fp @ │ │ │ │ - andseq pc, r8, r4, lsl sl @ │ │ │ │ - eorseq r0, r5, r6, asr #13 │ │ │ │ - andseq pc, r8, ip, ror r9 @ │ │ │ │ - andseq pc, r8, ip, lsr #19 │ │ │ │ - andseq sl, r8, r2, ror #3 │ │ │ │ - andseq pc, r8, sl, lsl #20 │ │ │ │ - andseq pc, r8, lr, lsl sl @ │ │ │ │ - @ instruction: 0x0018f8d4 │ │ │ │ - andseq pc, r8, r8, lsr r9 @ │ │ │ │ - andseq pc, r8, lr, ror #15 │ │ │ │ - eoreq sp, sp, r4, lsr #11 │ │ │ │ - andseq pc, r8, lr, asr #16 │ │ │ │ - andseq pc, r8, r6, lsr #16 │ │ │ │ - andseq pc, r8, r4, lsl #17 │ │ │ │ - andseq sl, r8, lr, lsr r0 │ │ │ │ + andseq r1, sl, r0, asr #6 │ │ │ │ + @ instruction: 0x0018fabe │ │ │ │ + andseq fp, r9, r2, lsr #8 │ │ │ │ + eoreq sp, sp, r8, ror r7 │ │ │ │ + @ instruction: 0x0018fab2 │ │ │ │ + andseq pc, r8, r6, lsr #20 │ │ │ │ + andseq pc, r8, r8, lsr #18 │ │ │ │ + eorseq r0, r5, r6, lsr r7 │ │ │ │ + mulseq r8, r0, r8 │ │ │ │ + andseq pc, r8, r0, asr #17 │ │ │ │ + ldrsheq sl, [r8], -r6 │ │ │ │ + andseq pc, r8, lr, lsl r9 @ │ │ │ │ + andseq pc, r8, r2, lsr r9 @ │ │ │ │ + andseq pc, r8, r8, ror #15 │ │ │ │ + andseq pc, r8, ip, asr #16 │ │ │ │ + andseq pc, r8, r2, lsl #14 │ │ │ │ + eoreq sp, sp, r8, lsr #9 │ │ │ │ + andseq pc, r8, r2, ror #14 │ │ │ │ + andseq pc, r8, sl, lsr r7 @ │ │ │ │ + mulseq r8, r8, r7 │ │ │ │ + andseq r9, r8, r2, asr pc │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec256bc <__read_chk@plt+0xfebc02e8> │ │ │ │ + bl fec2564c <__read_chk@plt+0xfebc0278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldrdlt r0, [r6], r8 │ │ │ │ stmdami pc!, {r0, r2, r9, sl, lr} @ │ │ │ │ - blmi c9fd24 <__read_chk@plt+0xc3a950> │ │ │ │ + blmi c9fcb4 <__read_chk@plt+0xc3a8e0> │ │ │ │ ldrbtmi r2, [r8], #-512 @ 0xfffffe00 │ │ │ │ andcs lr, r3, #3358720 @ 0x334000 │ │ │ │ ldrmi r4, [r1], -ip, lsl #12 │ │ │ │ stmdami ip!, {r0, r1, r6, r7, fp, ip, lr} │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf7b64478 │ │ │ │ - @ instruction: 0x9601f9b5 │ │ │ │ + @ instruction: 0x9601f9b3 │ │ │ │ movwls sl, #2820 @ 0xb04 │ │ │ │ strtmi r4, [fp], -r2, lsr #12 │ │ │ │ strmi r6, [r6], -r1, ror #16 │ │ │ │ @ instruction: 0xf0b08820 │ │ │ │ andls pc, r3, r3, ror pc @ │ │ │ │ ldmiblt lr!, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ strtmi r9, [r9], -r4, lsl #20 │ │ │ │ - @ instruction: 0xffa2f115 │ │ │ │ + @ instruction: 0xff4af115 │ │ │ │ stmdavs r3, {r0, r1, fp, ip, pc} │ │ │ │ @ instruction: 0xf11bb10b │ │ │ │ - stmdage r3, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx fe48a98a <__read_chk@plt+0xfe4255b6> │ │ │ │ - blmi 760d90 <__read_chk@plt+0x6fb9bc> │ │ │ │ + stmdage r3, {r0, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blx e8a91a <__read_chk@plt+0xe25546> │ │ │ │ + blmi 760d20 <__read_chk@plt+0x6fb94c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 228590 <__read_chk@plt+0x1c31bc> │ │ │ │ + blls 228520 <__read_chk@plt+0x1c314c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx 128c416 <__read_chk@plt+0x1227042> │ │ │ │ + blx 120c3a6 <__read_chk@plt+0x11a6fd2> │ │ │ │ strb r9, [r1, r3, lsl #16]! │ │ │ │ ldmdbmi r4, {r1, r2, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1537 @ 0xfffff9ff │ │ │ │ - b fec8c3a8 <__read_chk@plt+0xfec26fd4> │ │ │ │ + b ffa8c338 <__read_chk@plt+0xffa26f64> │ │ │ │ ldmib r4, {r8, r9, sp}^ │ │ │ │ strmi r1, [r5], -r1, lsl #4 │ │ │ │ strtmi r8, [ip], -r0, lsr #16 │ │ │ │ @ instruction: 0xf0c89600 │ │ │ │ andcs pc, r4, #146432 @ 0x23c00 │ │ │ │ strtmi r4, [r3], -r5, lsl #12 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0f39500 │ │ │ │ bfi pc, r3, (invalid: 29:19) @ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx a8c456 <__read_chk@plt+0xa27082> │ │ │ │ + blx a0c3e6 <__read_chk@plt+0x9a7012> │ │ │ │ @ instruction: 0xf796e7e1 │ │ │ │ - svclt 0x0000ea1e │ │ │ │ - ldrhteq r0, [r5], -r6 │ │ │ │ + svclt 0x0000ea56 │ │ │ │ + eorseq r0, r5, r6, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, r8, r0, lsr r8 @ │ │ │ │ - eorseq r0, r5, r4, ror #6 │ │ │ │ - andseq pc, r8, r2, ror #15 │ │ │ │ + andseq pc, r8, r4, asr #14 │ │ │ │ + ldrsbteq r0, [r5], -r4 │ │ │ │ + @ instruction: 0x0018f6f6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec257a0 <__read_chk@plt+0xfebc03cc> │ │ │ │ + bl fec25730 <__read_chk@plt+0xfebc035c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46070fd8 │ │ │ │ - blmi 7a0614 <__read_chk@plt+0x73b240> │ │ │ │ + blmi 7a05a4 <__read_chk@plt+0x73b1d0> │ │ │ │ ldrbtmi fp, [r8], #-133 @ 0xffffff7b │ │ │ │ ldrmi r4, [r5], -lr, lsl #12 │ │ │ │ andcs r2, r6, #0, 2 │ │ │ │ andcs r5, r1, r3, asr #17 │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx 8a998 <__read_chk@plt+0x255c4> │ │ │ │ + blx 8a928 <__read_chk@plt+0x25554> │ │ │ │ orrslt r4, r8, r4, lsl #12 │ │ │ │ @ instruction: 0x4628b115 │ │ │ │ @ instruction: 0xf91ef0a3 │ │ │ │ stmdage r2, {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf992f089 │ │ │ │ strtmi r2, [fp], -r1, lsl #4 │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ - bls 15fecc <__read_chk@plt+0xfaaf8> │ │ │ │ + bls 15fe5c <__read_chk@plt+0xfaa88> │ │ │ │ @ instruction: 0xf1024630 │ │ │ │ strtmi pc, [r0], -r9, ror #27 │ │ │ │ @ instruction: 0xf9a0f089 │ │ │ │ - blmi 2e0e1c <__read_chk@plt+0x27ba48> │ │ │ │ + blmi 2e0dac <__read_chk@plt+0x27b9d8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1a8668 <__read_chk@plt+0x143294> │ │ │ │ + blls 1a85f8 <__read_chk@plt+0x143224> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ @ instruction: 0xf796bdf0 │ │ │ │ - svclt 0x0000e9d6 │ │ │ │ - ldrsbteq r0, [r5], -r6 │ │ │ │ + svclt 0x0000ea0e │ │ │ │ + eorseq r0, r5, r6, asr #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, r5, ip, lsl #5 │ │ │ │ + ldrshteq r0, [r5], -ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ - bmi fe0e007c <__read_chk@plt+0xfe07aca8> │ │ │ │ - blmi fe0dfeac <__read_chk@plt+0xfe07aad8> │ │ │ │ + bmi fe0e000c <__read_chk@plt+0xfe07ac38> │ │ │ │ + blmi fe0dfe3c <__read_chk@plt+0xfe07aa68> │ │ │ │ adclt r4, r5, sl, ror r4 │ │ │ │ strmi sl, [r1], r1, lsl #28 │ │ │ │ ldrtmi r4, [r0], -fp, lsl #13 │ │ │ │ ldrdcs r5, [r0, -r3] │ │ │ │ @ instruction: 0xf8dd2288 │ │ │ │ ldmdavs fp, {r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ svcls 0x002f0300 │ │ │ │ - mcr 7, 7, pc, cr14, cr5, {4} @ │ │ │ │ + svc 0x0026f795 │ │ │ │ @ instruction: 0xf0f44658 │ │ │ │ - bmi 1e8e280 <__read_chk@plt+0x1e28eac> │ │ │ │ + bmi 1e8e210 <__read_chk@plt+0x1e28e3c> │ │ │ │ ldrbtmi r4, [sl], #-3190 @ 0xfffff38a │ │ │ │ andls r4, r3, #120832 @ 0x1d800 │ │ │ │ - bmi 1e5f860 <__read_chk@plt+0x1dfa48c> │ │ │ │ - beq 148da8 <__read_chk@plt+0xe39d4> │ │ │ │ + bmi 1e5f7f0 <__read_chk@plt+0x1dfa41c> │ │ │ │ + beq 148d38 <__read_chk@plt+0xe3964> │ │ │ │ stmib sp, {sp}^ │ │ │ │ ldrbtmi r5, [sl], #-2308 @ 0xfffff6fc │ │ │ │ rsbshi pc, ip, sp, asr #17 │ │ │ │ andcs r9, r5, #-536870911 @ 0xe0000001 │ │ │ │ stmiapl r3!, {r0, r4, r5, r6, r8, fp, lr}^ │ │ │ │ tstls r3, #2030043136 @ 0x79000000 │ │ │ │ - b 48c4e8 <__read_chk@plt+0x427114> │ │ │ │ + b 128c478 <__read_chk@plt+0x12270a4> │ │ │ │ andsls r4, r4, pc, ror #22 │ │ │ │ mvnscs r2, sp, lsl r2 │ │ │ │ @ instruction: 0xf854a809 │ │ │ │ @ instruction: 0xf8cd9003 │ │ │ │ @ instruction: 0xf7959020 │ │ │ │ - ldreq lr, [sl, sl, asr #29]! │ │ │ │ + ldreq lr, [sl, r2, lsl #30]! │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ - bmi 1b43748 <__read_chk@plt+0x1ade374> │ │ │ │ + bmi 1b436d8 <__read_chk@plt+0x1ade304> │ │ │ │ @ instruction: 0x67da447a │ │ │ │ - blmi 1afb3ac <__read_chk@plt+0x1a95fd8> │ │ │ │ + blmi 1afb33c <__read_chk@plt+0x1a95f68> │ │ │ │ ldrdne pc, [r4], -r8 │ │ │ │ stmdavs r3!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2114f893 │ │ │ │ svclt 0x005c0750 │ │ │ │ @ instruction: 0xf88d22fe │ │ │ │ stmdahi sl, {r1, r2, r5, sp} │ │ │ │ - bcs 17ae40 <__read_chk@plt+0x115a6c> │ │ │ │ - bcs 142874 <__read_chk@plt+0xdd4a0> │ │ │ │ + bcs 17add0 <__read_chk@plt+0x1159fc> │ │ │ │ + bcs 142804 <__read_chk@plt+0xdd430> │ │ │ │ addhi pc, r1, r0 │ │ │ │ mlacc r6, sp, r8, pc @ │ │ │ │ tstpeq r0, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ eorcc pc, r6, sp, lsl #17 │ │ │ │ mlacs r5, sp, r8, pc @ │ │ │ │ @ instruction: 0xf0026823 │ │ │ │ @ instruction: 0xf50302f7 │ │ │ │ @@ -107729,30 +107701,30 @@ │ │ │ │ eorcs pc, r6, sp, lsl #17 │ │ │ │ ldrcs pc, [ip, #2259]! @ 0x8d3 │ │ │ │ ldmdavc r2, {r1, r3, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ strle r0, [ip, #-1809]! @ 0xfffff8ef │ │ │ │ teqpcc r0, r3 @ @ p-variant is OBSOLETE │ │ │ │ strle r0, [r4], #-1882 @ 0xfffff8a6 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ - bcs 1707a4 <__read_chk@plt+0x10b3d0> │ │ │ │ + bcs 170734 <__read_chk@plt+0x10b360> │ │ │ │ @ instruction: 0xf89dd02a │ │ │ │ @ instruction: 0xf0033027 │ │ │ │ @ instruction: 0xf88d033f │ │ │ │ @ instruction: 0xf89d3027 │ │ │ │ ldrtmi r3, [r0], -r9, lsl #1 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ addcc pc, r9, sp, lsl #17 │ │ │ │ svclt 0x0042077b │ │ │ │ umullcc pc, r8, sp, r8 @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ addcc pc, r8, sp, lsl #17 │ │ │ │ @ instruction: 0xf822f00b │ │ │ │ - blmi d61060 <__read_chk@plt+0xcfbc8c> │ │ │ │ + blmi d60ff0 <__read_chk@plt+0xcfbc1c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 9a87e0 <__read_chk@plt+0x94340c> │ │ │ │ + blls 9a8770 <__read_chk@plt+0x94339c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmple r7, r0, lsl #6 │ │ │ │ pop {r0, r2, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf89d8ff0 │ │ │ │ @ instruction: 0xf0222027 │ │ │ │ @ instruction: 0xf88d0240 │ │ │ │ strb r2, [fp, r7, lsr #32] │ │ │ │ @@ -107762,15 +107734,15 @@ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrb sp, [r0, fp, asr #3] │ │ │ │ stmdacs r0, {r3, r6, fp, sp, lr} │ │ │ │ stmdbmi lr!, {r3, r4, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf10f4479 │ │ │ │ @ instruction: 0xf8d8fc95 │ │ │ │ ldmdahi sl, {r2, ip, sp} │ │ │ │ - bcs 17d600 <__read_chk@plt+0x11822c> │ │ │ │ + bcs 17d590 <__read_chk@plt+0x1181bc> │ │ │ │ ldmdavs r8, {r2, r4, r7, r8, ip, lr, pc}^ │ │ │ │ addsle r2, r1, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r9], #-2344 @ 0xfffff6d8 │ │ │ │ stc2 1, cr15, [r8], {15} │ │ │ │ bicslt r6, r0, r3, lsr #16 │ │ │ │ mlacs r5, sp, r8, pc @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -107783,41 +107755,41 @@ │ │ │ │ ldmdahi sl, {r2, ip, sp} │ │ │ │ rscle r2, r0, r0, lsl #16 │ │ │ │ mlane r6, sp, r8, pc @ │ │ │ │ tstpeq r0, r1, lsr #32 @ p-variant is OBSOLETE │ │ │ │ eorne pc, r6, sp, lsl #17 │ │ │ │ @ instruction: 0xf503e7d9 │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ - bcs d6c64 <__read_chk@plt+0x71890> │ │ │ │ + bcs d6bf4 <__read_chk@plt+0x71820> │ │ │ │ @ instruction: 0xf89ddb84 │ │ │ │ @ instruction: 0xf0222026 │ │ │ │ @ instruction: 0xf88d0202 │ │ │ │ ldrb r2, [sp, -r6, lsr #32]! │ │ │ │ mvnle r2, r1, lsl #20 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ smmls r7, sp, r1, sp │ │ │ │ - stmia r4, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r0, r5, ip, asr #4 │ │ │ │ + ldm ip!, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrhteq r0, [r5], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, r8, lr, asr r5 @ │ │ │ │ - eorseq r0, r5, r8, lsl r2 │ │ │ │ + andseq pc, r8, r2, ror r4 @ │ │ │ │ + eorseq r0, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ ldrdeq r4, [r0], -r3 │ │ │ │ - @ instruction: 0x0018f6d8 │ │ │ │ + andseq pc, r8, ip, ror #11 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - andseq pc, r8, r4, lsr #13 │ │ │ │ + @ instruction: 0x0018f5b8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r8, lr, asr #12 │ │ │ │ - eorseq r0, r5, r4, lsl r1 │ │ │ │ - andseq lr, r8, r8, rrx │ │ │ │ - andseq lr, r8, r4, asr r0 │ │ │ │ - andseq lr, r8, sl, lsr r0 │ │ │ │ - andseq lr, r8, r0, lsr #32 │ │ │ │ + andseq pc, r8, r2, ror #10 │ │ │ │ + eorseq r0, r5, r4, lsl #3 │ │ │ │ + andseq sp, r8, ip, ror pc │ │ │ │ + andseq sp, r8, r8, ror #30 │ │ │ │ + andseq sp, r8, lr, asr #30 │ │ │ │ + andseq sp, r8, r4, lsr pc │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec25a7c <__read_chk@plt+0xfebc06a8> │ │ │ │ + bl fec25a0c <__read_chk@plt+0xfebc0638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7, #-832]! @ 0xfffffcc0 │ │ │ │ stcmi 0, cr11, [r7], #-540 @ 0xfffffde4 │ │ │ │ ldrbtmi r2, [sp], #-1792 @ 0xfffff900 │ │ │ │ ldrmi r4, [r6], -r6, lsr #22 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r0, r2, r3, r9, sl, lr} │ │ │ │ @@ -107837,55 +107809,55 @@ │ │ │ │ andcs r9, r1, #4, 22 @ 0x1000 │ │ │ │ stmib sp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf7ff5600 │ │ │ │ strmi pc, [r4], -r3, lsr #29 │ │ │ │ @ instruction: 0xf0a34638 │ │ │ │ stmdage r3, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf870f0f4 │ │ │ │ - blmi 461134 <__read_chk@plt+0x3fbd60> │ │ │ │ + blmi 4610c4 <__read_chk@plt+0x3fbcf0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 22895c <__read_chk@plt+0x1c3588> │ │ │ │ + blls 2288ec <__read_chk@plt+0x1c3518> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ stmdbmi sp, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm r0, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xffb2f034 │ │ │ │ @ instruction: 0xf796e7e6 │ │ │ │ - svclt 0x0000e850 │ │ │ │ - ldrshteq pc, [r4], -sl @ │ │ │ │ + svclt 0x0000e888 │ │ │ │ + eorseq r0, r5, sl, rrx │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq pc, [r4], -r4 @ │ │ │ │ + eorseq r0, r5, r4, rrx │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r8, ip, lsr #9 │ │ │ │ - mlaseq r4, r8, pc, pc @ │ │ │ │ - andseq pc, r8, r6, lsl #9 │ │ │ │ + andseq pc, r8, r0, asr #7 │ │ │ │ + eorseq r0, r5, r8 │ │ │ │ + mulseq r8, sl, r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec25b44 <__read_chk@plt+0xfebc0770> │ │ │ │ + bl fec25ad4 <__read_chk@plt+0xfebc0700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs fp, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ strmi r4, [ip], -r6, lsl #12 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ - blx fe18aa52 <__read_chk@plt+0xfe12567e> │ │ │ │ + blx fe18a9e2 <__read_chk@plt+0xfe12560e> │ │ │ │ stmdavs r3!, {r6, r8, ip, sp, pc}^ │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ - blvs ff79eb24 <__read_chk@plt+0xff739750> │ │ │ │ + blvs ff79eab4 <__read_chk@plt+0xff7396e0> │ │ │ │ andne lr, r0, #3457024 @ 0x34c000 │ │ │ │ ldmiblt r8!, {r0, r1, r2, r3, r4, r5, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r5], -r6, lsl #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm sl, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ pop {r0, r1, r9, sp} │ │ │ │ andcs r4, r5, r0, ror r0 │ │ │ │ svclt 0x007af034 │ │ │ │ - andseq pc, r8, r2, asr #8 │ │ │ │ + andseq pc, r8, r6, asr r3 @ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ strmi r4, [r7], -ip, lsl #12 │ │ │ │ addslt r4, sp, sl, ror #27 │ │ │ │ stmdavs r0!, {r1, r3, r5, r6, r7, r8, fp, lr} │ │ │ │ @@ -107901,15 +107873,15 @@ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmibmi r1!, {r0, r6, r7, pc}^ │ │ │ │ @ instruction: 0x46904618 │ │ │ │ @ instruction: 0xf10f4479 │ │ │ │ strmi pc, [r2], -r1, lsl #23 │ │ │ │ stmdavs r3, {r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bmi ff7eec9c <__read_chk@plt+0xff7898c8> │ │ │ │ + bmi ff7eec2c <__read_chk@plt+0xff789858> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ ldmdavs r6, {r0, r1, r2, r9, ip, pc} │ │ │ │ mcrrpl 5, 0, pc, r0, cr6 @ │ │ │ │ ldrbcs pc, [r4, #2268] @ 0x8dc @ │ │ │ │ orrcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r1, {r0, r1, r2, r4, r8, pc} │ │ │ │ @@ -107943,70 +107915,70 @@ │ │ │ │ @ instruction: 0xf0884478 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, sp, r0, asr #32 │ │ │ │ rscls pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #1577 @ 0x629 │ │ │ │ @ instruction: 0xf0884648 │ │ │ │ stmdavs r2!, {r0, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs e97e0 <__read_chk@plt+0x8440c> │ │ │ │ + blcs e9770 <__read_chk@plt+0x8439c> │ │ │ │ mrshi pc, (UNDEF: 5) @ │ │ │ │ eorscc r6, r4, #150528 @ 0x24c00 │ │ │ │ - blcs e6b28 <__read_chk@plt+0x81754> │ │ │ │ + blcs e6ab8 <__read_chk@plt+0x816e4> │ │ │ │ sbchi pc, pc, r0 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ sbchi pc, fp, r0 │ │ │ │ ldrbtmi r4, [r9], #-2479 @ 0xfffff651 │ │ │ │ - blx 68aef2 <__read_chk@plt+0x625b1e> │ │ │ │ + blx 68ae82 <__read_chk@plt+0x625aae> │ │ │ │ strmi r6, [r0], r2, lsr #16 │ │ │ │ @ instruction: 0xf1b86810 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmdacs r0, {r0, r1, r6, r7, pc} │ │ │ │ tstphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ - bls 9f56e8 <__read_chk@plt+0x990314> │ │ │ │ + bls 9f5678 <__read_chk@plt+0x9902a4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp}^ │ │ │ │ strls r4, [r0, #-1603] @ 0xfffff9bd │ │ │ │ stc2l 0, cr15, [r6, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r2!, {r1, r2, r3, r4, r8, pc} │ │ │ │ - blcs e9838 <__read_chk@plt+0x84464> │ │ │ │ + blcs e97c8 <__read_chk@plt+0x843f4> │ │ │ │ mrshi pc, (UNDEF: 5) @ │ │ │ │ eorvs r3, r2, r4, lsr r2 │ │ │ │ tstlt fp, r3, asr r8 │ │ │ │ - blcs f0b68 <__read_chk@plt+0x8b794> │ │ │ │ + blcs f0af8 <__read_chk@plt+0x8b724> │ │ │ │ adchi pc, sl, r0 │ │ │ │ @ instruction: 0x4629489b │ │ │ │ @ instruction: 0xf0884478 │ │ │ │ orrlt pc, r0, r7, asr pc @ │ │ │ │ ldmdavs sl, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs fp, {r0, r1, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmmi r5, {r0, r1, r3, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x46294478 │ │ │ │ @ instruction: 0xff48f088 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf04f80a3 │ │ │ │ stmdavs r3!, {fp} │ │ │ │ - bcs e98a0 <__read_chk@plt+0x844cc> │ │ │ │ + bcs e9830 <__read_chk@plt+0x8445c> │ │ │ │ sbchi pc, r5, r0 │ │ │ │ eorvs r3, r3, r4, lsr r3 │ │ │ │ ldmdavs fp, {r0, r2, r4, sp, lr, pc}^ │ │ │ │ stmibmi ip, {r0, r1, r4, r5, r8, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ - blx ff30af8c <__read_chk@plt+0xff2a5bb8> │ │ │ │ + blx ff30af1c <__read_chk@plt+0xff2a5b48> │ │ │ │ stmdavs r0!, {r4, r5, r8, r9, ip, sp, pc} │ │ │ │ stcls 6, cr4, [r4, #-168]! @ 0xffffff58 │ │ │ │ movwcs r2, #1025 @ 0x401 │ │ │ │ stmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1024500 │ │ │ │ - blx fed0d81c <__read_chk@plt+0xfeca8448> │ │ │ │ - b 14ccd6c <__read_chk@plt+0x1467998> │ │ │ │ - bmi fe194cd0 <__read_chk@plt+0xfe12f8fc> │ │ │ │ + blx fed0d7ac <__read_chk@plt+0xfeca83d8> │ │ │ │ + b 14cccfc <__read_chk@plt+0x1467928> │ │ │ │ + bmi fe194c60 <__read_chk@plt+0xfe12f88c> │ │ │ │ ldrbtmi r4, [sl], #-2935 @ 0xfffff489 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, r2, r0, asr #32 │ │ │ │ andslt r4, sp, r0, asr #12 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @@ -108025,22 +107997,22 @@ │ │ │ │ ldc2l 0, cr15, [r6], {135} @ 0x87 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x46294870 │ │ │ │ @ instruction: 0xf0884478 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r0, r1, r5, r6, r7, ip, lr, pc} │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - blx ff00aeea <__read_chk@plt+0xfefa5b16> │ │ │ │ + blx ff00ae7a <__read_chk@plt+0xfefa5aa6> │ │ │ │ @ instruction: 0x46436831 │ │ │ │ @ instruction: 0xf5019a24 │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ stmdavs r9, {r7, r9, ip}^ │ │ │ │ @ instruction: 0xf0879500 │ │ │ │ - blx fed0dee8 <__read_chk@plt+0xfeca8b14> │ │ │ │ - b 14ccdf8 <__read_chk@plt+0x1467a24> │ │ │ │ + blx fed0de78 <__read_chk@plt+0xfeca8aa4> │ │ │ │ + b 14ccd88 <__read_chk@plt+0x14679b4> │ │ │ │ sbfx r1, r8, #16, #25 │ │ │ │ ldmdavs fp, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0c78818 │ │ │ │ qsub8mi pc, r9, r3 @ │ │ │ │ cdp2 0, 13, cr15, cr6, cr8, {4} │ │ │ │ sbcle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0x4629485e │ │ │ │ @@ -108056,15 +108028,15 @@ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ tstls sl, r2, lsl #24 │ │ │ │ @ instruction: 0xf04fe6ec │ │ │ │ ldrb r0, [r5, -r1, lsl #16] │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ smlsld sl, pc, r7, pc @ │ │ │ │ - bls 9e0498 <__read_chk@plt+0x97b0c4> │ │ │ │ + bls 9e0428 <__read_chk@plt+0x97b054> │ │ │ │ ldrtmi r9, [r9], -r1, lsl #4 │ │ │ │ andls r2, r0, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf102462a │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ @ instruction: 0xf0080800 │ │ │ │ ldrb r0, [lr, -r1, lsl #16] │ │ │ │ @@ -108117,123 +108089,123 @@ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0x4629aeda │ │ │ │ @ instruction: 0xf0884648 │ │ │ │ @ instruction: 0xf1b0fe3f │ │ │ │ stmdavs r2!, {fp} │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ strb r0, [pc], r1, lsl #16 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr8, cr5, {4} │ │ │ │ - ldrsbteq pc, [r4], -ip @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr5, {4} │ │ │ │ + eorseq pc, r4, ip, asr #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq pc, [r4], -r4 @ │ │ │ │ - andseq sp, r8, ip, lsr #28 │ │ │ │ + eorseq pc, r4, r4, asr #30 │ │ │ │ + andseq sp, r8, r0, asr #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0018f3b0 │ │ │ │ - eoreq fp, sp, ip, asr r3 │ │ │ │ - eoreq fp, sp, sl, asr #6 │ │ │ │ - andseq pc, r8, sl, lsr #7 │ │ │ │ - andseq pc, r8, r8, ror #6 │ │ │ │ - @ instruction: 0x0018f2b8 │ │ │ │ - andseq pc, r8, r2, asr #6 │ │ │ │ - eorseq pc, r4, r2, lsl sp @ │ │ │ │ - andseq pc, r8, r0, ror #4 │ │ │ │ - @ instruction: 0x0018f2f6 │ │ │ │ - eoreq fp, sp, r8, lsl #4 │ │ │ │ - andseq r7, sl, r8, ror #30 │ │ │ │ - eoreq fp, sp, lr, lsr #3 │ │ │ │ - andseq pc, r8, r4, lsl #4 │ │ │ │ - eoreq fp, sp, r8, asr #2 │ │ │ │ - andseq pc, r8, r6, asr #2 │ │ │ │ - andseq pc, r8, sl, lsl #3 │ │ │ │ - andseq pc, r8, r6, ror #2 │ │ │ │ - strdeq fp, [sp], -r6 @ │ │ │ │ - andseq pc, r8, lr, ror #1 │ │ │ │ - andseq pc, r8, r2, lsr r1 @ │ │ │ │ - eoreq fp, sp, r2, asr #1 │ │ │ │ + andseq pc, r8, r4, asr #5 │ │ │ │ + eoreq fp, sp, r0, ror #4 │ │ │ │ + eoreq fp, sp, lr, asr #4 │ │ │ │ + @ instruction: 0x0018f2be │ │ │ │ + andseq pc, r8, ip, ror r2 @ │ │ │ │ + andseq pc, r8, ip, asr #3 │ │ │ │ + andseq pc, r8, r6, asr r2 @ │ │ │ │ + eorseq pc, r4, r2, lsl #27 │ │ │ │ + andseq pc, r8, r4, ror r1 @ │ │ │ │ + andseq pc, r8, sl, lsl #4 │ │ │ │ + eoreq fp, sp, ip, lsl #2 │ │ │ │ + andseq r7, sl, ip, ror lr │ │ │ │ + strhteq fp, [sp], -r2 │ │ │ │ + andseq pc, r8, r8, lsl r1 @ │ │ │ │ + eoreq fp, sp, ip, asr #32 │ │ │ │ + andseq pc, r8, sl, asr r0 @ │ │ │ │ + mulseq r8, lr, r0 │ │ │ │ + andseq pc, r8, sl, ror r0 @ │ │ │ │ + strdeq sl, [sp], -sl @ │ │ │ │ + andseq pc, r8, r2 │ │ │ │ + andseq pc, r8, r6, asr #32 │ │ │ │ + eoreq sl, sp, r6, asr #31 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ - bmi 1160628 <__read_chk@plt+0x10fb254> │ │ │ │ - blmi 1160644 <__read_chk@plt+0x10fb270> │ │ │ │ + bmi 11605b8 <__read_chk@plt+0x10fb1e4> │ │ │ │ + blmi 11605d4 <__read_chk@plt+0x10fb200> │ │ │ │ mcrmi 4, 2, r4, cr2, cr10, {3} │ │ │ │ ldrbtmi fp, [lr], #-133 @ 0xffffff7b │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ stmdavs fp, {r0, r2, r4, r6, ip, lr, pc} │ │ │ │ - blcs e061c <__read_chk@plt+0x7b248> │ │ │ │ + blcs e05ac <__read_chk@plt+0x7b1d8> │ │ │ │ ldmdavs fp, {r0, r6, ip, lr, pc}^ │ │ │ │ subsle r2, r4, r0, lsl #22 │ │ │ │ - blcs e9d64 <__read_chk@plt+0x84990> │ │ │ │ + blcs e9cf4 <__read_chk@plt+0x84920> │ │ │ │ ldmdavs fp, {r2, r4, r6, ip, lr, pc} │ │ │ │ suble r2, fp, r0, lsl #22 │ │ │ │ ldrtmi r4, [r8], -r0, lsl #13 │ │ │ │ @ instruction: 0xf8f8f0f4 │ │ │ │ @ instruction: 0x46814639 │ │ │ │ @ instruction: 0xf088a802 │ │ │ │ - blmi dce3f0 <__read_chk@plt+0xd6901c> │ │ │ │ + blmi dce380 <__read_chk@plt+0xd68fac> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ svclt 0x00182800 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ tstcs r0, r1, asr #24 │ │ │ │ strtmi r6, [fp], -r2, lsr #16 │ │ │ │ - blvs ff568f78 <__read_chk@plt+0xff503ba4> │ │ │ │ - bls 168e74 <__read_chk@plt+0x103aa0> │ │ │ │ - blx 150cdda <__read_chk@plt+0x14a7a06> │ │ │ │ + blvs ff568f08 <__read_chk@plt+0xff503b34> │ │ │ │ + bls 168e04 <__read_chk@plt+0x103a30> │ │ │ │ + blx 150cd6a <__read_chk@plt+0x14a7996> │ │ │ │ @ instruction: 0x2320b148 │ │ │ │ movwls r4, #1569 @ 0x621 │ │ │ │ - blls 160744 <__read_chk@plt+0xfb370> │ │ │ │ + blls 1606d4 <__read_chk@plt+0xfb300> │ │ │ │ @ instruction: 0xf7ff2200 │ │ │ │ stmdacs r0, {r0, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf796d13b │ │ │ │ - stmdavs r0, {r5, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ stc2l 1, cr15, [r6], {15} │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ stc2l 0, cr15, [sl, #-544]! @ 0xfffffde0 │ │ │ │ ldmvs r8!, {r2, r3, r6, r8, ip, sp, pc} │ │ │ │ - ldc 7, cr15, [r6, #596] @ 0x254 │ │ │ │ + stcl 7, cr15, [lr, #596] @ 0x254 │ │ │ │ ldrbne r4, [r3, sl, asr #12] │ │ │ │ - stmda lr!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r6!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldcmi 0, cr14, [ip], {1} │ │ │ │ - bmi 7e0068 <__read_chk@plt+0x77ac94> │ │ │ │ + bmi 7dfff8 <__read_chk@plt+0x77ac24> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r2, lsr #2 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ ldcmi 3, cr8, [r6], {240} @ 0xf0 │ │ │ │ @ instruction: 0xe7ee447c │ │ │ │ ldrbtmi r4, [ip], #-3093 @ 0xfffff3eb │ │ │ │ ldcmi 7, cr14, [r5], {235} @ 0xeb │ │ │ │ @ instruction: 0xe7e8447c │ │ │ │ ldrbtmi r4, [ip], #-3092 @ 0xfffff3ec │ │ │ │ - bvs fe1c8e40 <__read_chk@plt+0xfe163a6c> │ │ │ │ + bvs fe1c8dd0 <__read_chk@plt+0xfe1639fc> │ │ │ │ @ instruction: 0xd3ba4543 │ │ │ │ @ instruction: 0xf1274641 │ │ │ │ - @ instruction: 0x4601ff97 │ │ │ │ + @ instruction: 0x4601ff3f │ │ │ │ adcsle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0x305ef990 │ │ │ │ - ble fecd9ac4 <__read_chk@plt+0xfec746f0> │ │ │ │ + ble fecd9a54 <__read_chk@plt+0xfec74680> │ │ │ │ @ instruction: 0x4638e7b0 │ │ │ │ @ instruction: 0xf0882400 │ │ │ │ @ instruction: 0xe7d2fd33 │ │ │ │ - ldcl 7, cr15, [r4, #-596]! @ 0xfffffdac │ │ │ │ - ldrhteq pc, [r4], -r4 @ │ │ │ │ + stc 7, cr15, [ip, #596]! @ 0x254 │ │ │ │ + eorseq pc, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r4, lr, lsr #21 │ │ │ │ + eorseq pc, r4, lr, lsl fp @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r8, r4, rrx │ │ │ │ - eorseq pc, r4, sl, lsl #20 │ │ │ │ - andseq pc, r8, r4, asr #32 │ │ │ │ - andseq pc, r8, lr, lsr r0 @ │ │ │ │ - andseq pc, r8, r8, lsr r0 @ │ │ │ │ - andseq pc, r8, r2, lsr r0 @ │ │ │ │ + andseq lr, r8, r8, ror pc │ │ │ │ + eorseq pc, r4, sl, ror sl @ │ │ │ │ + andseq lr, r8, r8, asr pc │ │ │ │ + andseq lr, r8, r2, asr pc │ │ │ │ + andseq lr, r8, ip, asr #30 │ │ │ │ + andseq lr, r8, r6, asr #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ @@ -108250,42 +108222,42 @@ │ │ │ │ ldccs 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf8444a83 │ │ │ │ @ instruction: 0xf8537c14 │ │ │ │ @ instruction: 0xf8d99002 │ │ │ │ @ instruction: 0xf50bb000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x071a3114 │ │ │ │ - blmi 208438c <__read_chk@plt+0x201efb8> │ │ │ │ - bmi 2056f88 <__read_chk@plt+0x1ff1bb4> │ │ │ │ + blmi 208431c <__read_chk@plt+0x201ef48> │ │ │ │ + bmi 2056f18 <__read_chk@plt+0x1ff1b44> │ │ │ │ ldrbtmi r2, [fp], #-267 @ 0xfffffef5 │ │ │ │ ldrvs r4, [sl, #1146] @ 0x47a │ │ │ │ stmib r3, {r2, r3, r4, r5, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r0, [sl], #-276 @ 0xfffffeec │ │ │ │ @ instruction: 0xf50d65da │ │ │ │ strtmi r5, [r2], r1, lsl #13 │ │ │ │ ldmdbmi r9!, {r3, r4, r9, sl, ip, sp}^ │ │ │ │ andcs r2, r5, #0, 10 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ stcpl 8, cr15, [ip, #-40] @ 0xffffffd8 │ │ │ │ stcpl 8, cr15, [r8, #-24] @ 0xffffffe8 │ │ │ │ - stc 7, cr15, [ip, #596] @ 0x254 │ │ │ │ + stcl 7, cr15, [r4, #596] @ 0x254 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - bmi 1da08e0 <__read_chk@plt+0x1d3b50c> │ │ │ │ - beq 1cb0dc <__read_chk@plt+0x165d08> │ │ │ │ + bmi 1da0870 <__read_chk@plt+0x1d3b49c> │ │ │ │ + beq 1cb06c <__read_chk@plt+0x165c98> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ andsge pc, r8, sp, asr #17 │ │ │ │ sxtab16mi r4, r4, sl, ror #8 │ │ │ │ andls r3, r7, #16, 4 │ │ │ │ @ instruction: 0x462a4658 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8cd68db │ │ │ │ subsmi ip, fp, #8 │ │ │ │ - blmi 1b73bd8 <__read_chk@plt+0x1b0e804> │ │ │ │ + blmi 1b73b68 <__read_chk@plt+0x1b0e794> │ │ │ │ movtcc r4, #1147 @ 0x47b │ │ │ │ - blmi 1b33bd8 <__read_chk@plt+0x1ace804> │ │ │ │ + blmi 1b33b68 <__read_chk@plt+0x1ace794> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ tstpeq r8, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ vcgt.s8 d25, d1, d4 │ │ │ │ movwls r0, #769 @ 0x301 │ │ │ │ @ instruction: 0xf7f14633 │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r2, #54272 @ 0xd400 │ │ │ │ @@ -108302,15 +108274,15 @@ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ strmi sp, [r3], -r7, rrx │ │ │ │ ldrbmi r2, [r1], -r4, lsl #4 │ │ │ │ @ instruction: 0xf0342005 │ │ │ │ @ instruction: 0xf1a4fc2d │ │ │ │ @ instruction: 0xf0f30010 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bmi 1543548 <__read_chk@plt+0x14de174> │ │ │ │ + bmi 15434d8 <__read_chk@plt+0x14de104> │ │ │ │ tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ teqcc r4, r5, asr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle ip, r0, lsl #6 │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ @@ -108318,107 +108290,107 @@ │ │ │ │ stcne 15, cr8, [r3], {240} @ 0xf0 │ │ │ │ andcc sp, r1, sl, lsl r0 │ │ │ │ stmdami r7, {r0, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ strb pc, [r4, r5, lsr #26]! @ │ │ │ │ andcs r4, r5, #1130496 @ 0x114000 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - strmi lr, [r4], -r0, lsr #26 │ │ │ │ - stmda lr, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4604ed58 │ │ │ │ + stmda r6, {r1, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf10f6800 │ │ │ │ @ instruction: 0x4623fbb5 │ │ │ │ andvs lr, r0, sp, asr #19 │ │ │ │ ldrbmi r2, [r1], -r4, lsl #4 │ │ │ │ @ instruction: 0xf0f32005 │ │ │ │ ldrb pc, [r0, pc, lsr #18] @ │ │ │ │ andcs r4, r5, #60, 18 @ 0xf0000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stc 7, cr15, [sl, #-596] @ 0xfffffdac │ │ │ │ + stcl 7, cr15, [r2, #-596] @ 0xfffffdac │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ andcs r4, r4, r9, lsr #12 │ │ │ │ ldrbmi pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ strpl pc, [r0], #1284 @ 0x504 │ │ │ │ cmnpmi ip, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ @ instruction: 0xf0f39400 │ │ │ │ ldr pc, [r8, pc, ror #17]! │ │ │ │ andcs r4, r5, #802816 @ 0xc4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r2], #596 @ 0x254 │ │ │ │ - @ instruction: 0xf7954604 │ │ │ │ - stmdavs r0, {r1, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx fe30b512 <__read_chk@plt+0xfe2a613e> │ │ │ │ + stc 7, cr15, [sl, #-596]! @ 0xfffffdac │ │ │ │ + @ instruction: 0xf7964604 │ │ │ │ + stmdavs r0, {r1, r3, r4, fp, sp, lr, pc} │ │ │ │ + blx fe30b4a2 <__read_chk@plt+0xfe2a60ce> │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ andcs r6, r4, #0 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf902f0f3 │ │ │ │ stmdbmi r8!, {r0, r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldcl 7, cr15, [lr], {149} @ 0x95 │ │ │ │ + ldc 7, cr15, [r6, #-596] @ 0xfffffdac │ │ │ │ ldccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0x8014f8d7 │ │ │ │ @ instruction: 0xf0124607 │ │ │ │ tstle r9, r1 │ │ │ │ andeq pc, r2, #18 │ │ │ │ stmdbmi r1!, {r4, r8, ip, lr, pc} │ │ │ │ andcs r4, r5, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - andcs lr, r4, #52736 @ 0xce00 │ │ │ │ + andcs lr, r4, #384 @ 0x180 │ │ │ │ streq lr, [r1], -sp, asr #19 │ │ │ │ tstcs r0, fp, lsr r6 │ │ │ │ @ instruction: 0xf8cd4610 │ │ │ │ @ instruction: 0xf0f38000 │ │ │ │ ldrb pc, [ip, -fp, lsl #18]! @ │ │ │ │ andcs r4, r5, #409600 @ 0x64000 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - @ instruction: 0xe7eeecbe │ │ │ │ + @ instruction: 0xe7eeecf6 │ │ │ │ @ instruction: 0x46284917 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r6], #596 @ 0x254 │ │ │ │ + stcl 7, cr15, [lr], #596 @ 0x254 │ │ │ │ @ instruction: 0xf795e7e7 │ │ │ │ - svclt 0x0000ec3c │ │ │ │ - eorseq pc, r4, r2, ror #18 │ │ │ │ + svclt 0x0000ec74 │ │ │ │ + ldrsbteq pc, [r4], -r2 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r4, r0, asr r9 @ │ │ │ │ + eorseq pc, r4, r0, asr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, r7, sl, lsr #16 │ │ │ │ - @ instruction: 0x0017e7f8 │ │ │ │ - @ instruction: 0x0017e7f2 │ │ │ │ - andseq lr, r8, r0, lsl #31 │ │ │ │ - eorseq lr, sl, ip, asr #19 │ │ │ │ - eorseq r4, r7, ip, asr #15 │ │ │ │ - andseq lr, r8, r8, asr #30 │ │ │ │ - eorseq pc, r4, ip, asr #16 │ │ │ │ - eoreq lr, r7, r8, lsr #31 │ │ │ │ - andseq sp, r8, ip, ror r6 │ │ │ │ - andseq lr, r7, r6, ror #13 │ │ │ │ - andseq lr, r8, sl, lsl #29 │ │ │ │ - andseq lr, r8, sl, lsr lr │ │ │ │ - andseq lr, r7, r4, ror r5 │ │ │ │ - andseq lr, r7, ip, asr r5 │ │ │ │ - andseq lr, r7, r2, asr #10 │ │ │ │ + mlaseq r7, sl, r8, r4 │ │ │ │ + andseq lr, r7, r0, asr #14 │ │ │ │ + andseq lr, r7, sl, lsr r7 │ │ │ │ + mulseq r8, r4, lr │ │ │ │ + eorseq lr, sl, ip, lsr sl │ │ │ │ + eorseq r4, r7, ip, lsr r8 │ │ │ │ + andseq lr, r8, ip, asr lr │ │ │ │ + ldrhteq pc, [r4], -ip @ │ │ │ │ + strhteq lr, [r7], -ip │ │ │ │ + mulseq r8, r0, r5 │ │ │ │ + andseq lr, r7, lr, lsr #12 │ │ │ │ + mulseq r8, lr, sp │ │ │ │ + andseq lr, r8, lr, asr #26 │ │ │ │ + @ instruction: 0x0017e4bc │ │ │ │ + andseq lr, r7, r4, lsr #9 │ │ │ │ + andseq lr, r7, sl, lsl #9 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0xf5ad4e9e │ │ │ │ ldcmi 13, cr5, [lr], {1} │ │ │ │ ldrbtmi fp, [lr], #-129 @ 0xffffff7f │ │ │ │ @ instruction: 0xf50dad10 │ │ │ │ - blmi fe7e4dc8 <__read_chk@plt+0xfe77f9f4> │ │ │ │ + blmi fe7e4d58 <__read_chk@plt+0xfe77f984> │ │ │ │ andcs r3, r0, #60, 14 @ 0xf00000 │ │ │ │ ldrbtmi r5, [fp], #-2356 @ 0xfffff6cc │ │ │ │ stmdavs r4!, {r1, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f603c │ │ │ │ @ instruction: 0xf8450400 │ │ │ │ - bmi fe69a240 <__read_chk@plt+0xfe634e6c> │ │ │ │ + bmi fe69a1d0 <__read_chk@plt+0xfe634dfc> │ │ │ │ ldmpl ip, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ movtpl pc, #1291 @ 0x50b @ │ │ │ │ @ instruction: 0x3114f893 │ │ │ │ strle r0, [sp, #-1816] @ 0xfffff8e8 │ │ │ │ mulcs r9, r2, fp │ │ │ │ @ instruction: 0x210b4a92 │ │ │ │ @@ -108430,125 +108402,125 @@ │ │ │ │ @ instruction: 0xf50d462e │ │ │ │ stmibmi sp, {r1, r7, r8, fp, ip, lr} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8064479 │ │ │ │ @ instruction: 0xf8098d0c │ │ │ │ @ instruction: 0xf7958d08 │ │ │ │ - stmdavs r3!, {r6, sl, fp, sp, lr, pc} │ │ │ │ - bmi fe2a0af8 <__read_chk@plt+0xfe23b724> │ │ │ │ + stmdavs r3!, {r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + bmi fe2a0a88 <__read_chk@plt+0xfe23b6b4> │ │ │ │ @ instruction: 0xf5032603 │ │ │ │ strls r5, [r6], -r0, asr #6 │ │ │ │ sxtab16mi r4, r4, sl, ror #8 │ │ │ │ andls r3, r7, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0x46424658 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8cd68db │ │ │ │ subsmi ip, fp, #8 │ │ │ │ - blmi 20b3e6c <__read_chk@plt+0x204ea98> │ │ │ │ + blmi 20b3dfc <__read_chk@plt+0x204ea28> │ │ │ │ cmncc r0, #2063597568 @ 0x7b000000 │ │ │ │ - blmi 2073e6c <__read_chk@plt+0x200ea98> │ │ │ │ + blmi 2073dfc <__read_chk@plt+0x200ea28> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ tstpeq r8, #1073741865 @ p-variant is OBSOLETE @ 0x40000029 │ │ │ │ vcgt.s8 d25, d1, d4 │ │ │ │ movwls r0, #769 @ 0x301 │ │ │ │ @ instruction: 0xf7f1464b │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs sp, r2, #120832 @ 0x1d800 │ │ │ │ ldrmi r4, [r0], -r9, asr #12 │ │ │ │ stc2 0, cr15, [r0], #972 @ 0x3cc │ │ │ │ ldceq 8, cr15, [r0], {69} @ 0x45 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blvs 206f4d8 <__read_chk@plt+0x200a104> │ │ │ │ + blvs 206f468 <__read_chk@plt+0x200a094> │ │ │ │ ldrteq pc, [r4], #-263 @ 0xfffffef9 @ │ │ │ │ ldcmi 8, cr15, [r4], {69} @ 0x45 │ │ │ │ rsble r2, lr, r0, lsl #28 │ │ │ │ strbmi r4, [r6], -pc, ror #22 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ strcs lr, [r0], -r8 │ │ │ │ ldccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ ldrteq pc, [r4], #-259 @ 0xfffffefd @ │ │ │ │ ldcmi 8, cr15, [r4], {69} @ 0x45 │ │ │ │ tstlt fp, #93184 @ 0x16c00 │ │ │ │ @ instruction: 0xb014f8d7 │ │ │ │ @ instruction: 0xf7954658 │ │ │ │ - stmdbvs r1!, {r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs r1!, {r1, r2, r4, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldrbmi r4, [r8], -r2, lsl #12 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr14, cr4, {4} │ │ │ │ + svc 0x0036f794 │ │ │ │ tstle r7, r0, lsr r3 │ │ │ │ ldmdahi sl, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ mvnle r2, r2, lsl #20 │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ stmdbls r9, {r0, r1, r5, r6, r7, ip, lr, pc} │ │ │ │ cdp2 1, 15, cr15, cr14, cr14, {0} │ │ │ │ bicsle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf8554603 │ │ │ │ @ instruction: 0xf1a52c10 │ │ │ │ @ instruction: 0x46500114 │ │ │ │ stc2l 7, cr15, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ ldrb r4, [r3, r6, lsl #12] │ │ │ │ andseq pc, r0, r5, lsr #3 │ │ │ │ - blx 190b6d6 <__read_chk@plt+0x18a6302> │ │ │ │ + blx 190b666 <__read_chk@plt+0x18a6292> │ │ │ │ teqle sp, r0, lsl #16 │ │ │ │ suble r2, r3, r0, lsl #28 │ │ │ │ andcs r4, r5, #1359872 @ 0x14c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ff30d170 <__read_chk@plt+0xff2a7d9c> │ │ │ │ + stc 7, cr15, [r0], {149} @ 0x95 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf0f29600 │ │ │ │ stmdbmi lr, {r0, r1, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - andcs lr, r3, #188, 22 @ 0x2f000 │ │ │ │ + andcs lr, r3, #244, 22 @ 0x3d000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0], -r5 │ │ │ │ @ instruction: 0xffaaf0f2 │ │ │ │ @ instruction: 0xf50d4a48 │ │ │ │ - blmi f6374c <__read_chk@plt+0xefe378> │ │ │ │ + blmi f636dc <__read_chk@plt+0xefe308> │ │ │ │ ldrbtmi r3, [sl], #-316 @ 0xfffffec4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd165 │ │ │ │ andlt r5, r1, r1, lsl #26 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ eorsle r1, r6, r1, lsl #25 │ │ │ │ mvnle r3, r1 │ │ │ │ ldrbtmi r4, [r8], #-2110 @ 0xfffff7c2 │ │ │ │ - blx fe78b63a <__read_chk@plt+0xfe726266> │ │ │ │ + blx fe78b5ca <__read_chk@plt+0xfe7261f6> │ │ │ │ @ instruction: 0xf1a5e7e4 │ │ │ │ @ instruction: 0xf0f30010 │ │ │ │ strmi pc, [r0], r3, lsr #22 │ │ │ │ ldrtmi fp, [r0], r0, asr #2 │ │ │ │ - mcr 7, 4, pc, cr2, cr5, {4} @ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr10, cr5, {4} │ │ │ │ @ instruction: 0xf10f6800 │ │ │ │ strmi pc, [r6], -r9, lsr #20 │ │ │ │ @ instruction: 0xd1bb2e00 │ │ │ │ @ instruction: 0xf0fd4640 │ │ │ │ @ instruction: 0xf855f96f │ │ │ │ ldmdbvs ip!, {r3, r4, sl, fp, ip, sp}^ │ │ │ │ - strtle r0, [pc], #-2010 @ cf3a8 <__read_chk@plt+0x69fd4> │ │ │ │ + strtle r0, [pc], #-2010 @ cf338 <__read_chk@plt+0x69f64> │ │ │ │ ldrle r0, [fp, #-1947]! @ 0xfffff865 │ │ │ │ ldrbtmi r4, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ ldmdbmi r0!, {r2, r3, r5, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 1f0d210 <__read_chk@plt+0x1ea7e3c> │ │ │ │ + bl fed0d1a0 <__read_chk@plt+0xfeca7dcc> │ │ │ │ @ instruction: 0xf7954604 │ │ │ │ - stmdavs r0, {r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 48b804 <__read_chk@plt+0x426430> │ │ │ │ + stmdavs r0, {r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 48b794 <__read_chk@plt+0x4263c0> │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ andcs r9, r4, #0 │ │ │ │ andcs r4, r5, r1, lsr r6 │ │ │ │ @ instruction: 0xff88f0f2 │ │ │ │ stmdbmi r7!, {r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - stmdavs r4!, {r2, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r4!, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ ldrbmi pc, [r4, #2260] @ 0x8d4 @ │ │ │ │ strpl pc, [r0], #1284 @ 0x504 │ │ │ │ cmnpmi ip, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ @ instruction: 0xf0f29400 │ │ │ │ @@ -108558,58 +108530,58 @@ │ │ │ │ stmdbne r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ ldrbtmi r0, [fp], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xf0f24610 │ │ │ │ @ instruction: 0xe78fffb9 │ │ │ │ ldrbtmi r4, [r9], #-2327 @ 0xfffff6e9 │ │ │ │ @ instruction: 0xf795e7f0 │ │ │ │ - svclt 0x0000eac8 │ │ │ │ - eorseq pc, r4, r6, asr #13 │ │ │ │ + svclt 0x0000eb00 │ │ │ │ + eorseq pc, r4, r6, lsr r7 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq pc, [r4], -r6 @ │ │ │ │ + eorseq pc, r4, r6, lsr #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mlaseq r7, r4, r5, r4 │ │ │ │ - andseq lr, r7, r2, ror #10 │ │ │ │ - andseq lr, r7, sl, asr r5 │ │ │ │ - andseq lr, r8, r4, asr #26 │ │ │ │ - eorseq lr, sl, r8, lsr r7 │ │ │ │ - eorseq r4, r7, r8, lsr r5 │ │ │ │ - andseq sp, r8, ip, lsr #11 │ │ │ │ - andseq sp, r8, r4, ror #10 │ │ │ │ - andseq lr, r8, r2, ror #24 │ │ │ │ - andseq lr, r8, ip, asr ip │ │ │ │ - eorseq pc, r4, r6, lsr r5 @ │ │ │ │ - mlaeq r7, r2, ip, lr │ │ │ │ - @ instruction: 0x0017e2da │ │ │ │ - andseq lr, r8, lr, lsr #24 │ │ │ │ - mulseq r7, r8, r3 │ │ │ │ - andseq lr, r7, r2, ror r2 │ │ │ │ - mulseq r8, lr, fp │ │ │ │ - andseq lr, r7, sl, asr r2 │ │ │ │ + eorseq r4, r7, r4, lsl #12 │ │ │ │ + andseq lr, r7, sl, lsr #9 │ │ │ │ + andseq lr, r7, r2, lsr #9 │ │ │ │ + andseq lr, r8, r8, asr ip │ │ │ │ + eorseq lr, sl, r8, lsr #15 │ │ │ │ + eorseq r4, r7, r8, lsr #11 │ │ │ │ + andseq sp, r8, r0, asr #9 │ │ │ │ + andseq sp, r8, r8, ror r4 │ │ │ │ + andseq lr, r8, r6, ror fp │ │ │ │ + andseq lr, r8, r0, ror fp │ │ │ │ + eorseq pc, r4, r6, lsr #11 │ │ │ │ + eoreq lr, r7, r6, lsr #23 │ │ │ │ + andseq lr, r7, r2, lsr #4 │ │ │ │ + andseq lr, r8, r2, asr #22 │ │ │ │ + andseq lr, r7, r0, ror #5 │ │ │ │ + @ instruction: 0x0017e1ba │ │ │ │ + @ instruction: 0x0018eab2 │ │ │ │ + andseq lr, r7, r2, lsr #3 │ │ │ │ @ instruction: 0xf8df4b2c │ │ │ │ ldrbtmi ip, [fp], #-180 @ 0xffffff4c │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079b30f6 │ │ │ │ ldrlt sp, [r0, #-1078]! @ 0xfffffbca │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0x46146853 │ │ │ │ strmi fp, [sp], -r3, lsl #1 │ │ │ │ - bcs 171524 <__read_chk@plt+0x10c150> │ │ │ │ - bcs 143534 <__read_chk@plt+0xde160> │ │ │ │ + bcs 1714b4 <__read_chk@plt+0x10c0e0> │ │ │ │ + bcs 1434c4 <__read_chk@plt+0xde0f0> │ │ │ │ ldmdavs r8, {r1, r2, r8, ip, lr, pc}^ │ │ │ │ ldmdbmi pc, {r5, r8, ip, sp, pc} @ │ │ │ │ @ instruction: 0xf10e4479 │ │ │ │ teqplt r0, #9, 28 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ andcs r4, r5, #475136 @ 0x74000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ffb0d330 <__read_chk@plt+0xffaa7f5c> │ │ │ │ + bl 90d2c0 <__read_chk@plt+0x8a7eec> │ │ │ │ strmi r6, [r4], -r3, ror #16 │ │ │ │ @ instruction: 0xf0c78818 │ │ │ │ strtmi pc, [r3], -r3, lsl #23 │ │ │ │ andcs r4, r3, #5242880 @ 0x500000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf0f29500 │ │ │ │ ldrdlt pc, [r3], -r1 │ │ │ │ @@ -108626,28 +108598,28 @@ │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ mrclt 7, 1, APSR_nzcv, cr6, cr15, {7} │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4030 │ │ │ │ svclt 0x0000bce1 │ │ │ │ - ldrshteq pc, [r4], -r6 @ │ │ │ │ + eorseq pc, r4, r6, ror #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, r8, r4, asr #6 │ │ │ │ - andseq lr, r8, r6, ror #22 │ │ │ │ - andseq sp, r8, r2, lsl #6 │ │ │ │ - @ instruction: 0x0018eafc │ │ │ │ + andseq sp, r8, r8, asr r2 │ │ │ │ + andseq lr, r8, sl, ror sl │ │ │ │ + andseq sp, r8, r6, lsl r2 │ │ │ │ + andseq lr, r8, r0, lsl sl │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, r7, asr #26 │ │ │ │ ldrmi r4, [r6], -r7, asr #24 │ │ │ │ svcmi 0x0047447d │ │ │ │ - ldrbtmi r4, [pc], #-2887 @ cf574 <__read_chk@plt+0x6a1a0> │ │ │ │ + ldrbtmi r4, [pc], #-2887 @ cf504 <__read_chk@plt+0x6a130> │ │ │ │ strmi r5, [sp], -ip, lsr #18 │ │ │ │ strls r6, [r3], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf8579102 │ │ │ │ strmi r9, [r4], -r3 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @@ -108658,188 +108630,188 @@ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdblt lr!, {r1, r6, sl, fp, ip, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ msrcs CPSR_, r2 @ │ │ │ │ ldrble r0, [ip], #-1938 @ 0xfffff86e │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ strtmi r2, [r1], -r0, lsl #4 │ │ │ │ - blx ff18b992 <__read_chk@plt+0xff1265be> │ │ │ │ + blx ff18b922 <__read_chk@plt+0xff12654e> │ │ │ │ @ instruction: 0xf8d9b190 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldreq r3, [fp, r3, lsr #2] │ │ │ │ - blmi d046cc <__read_chk@plt+0xc9f2f8> │ │ │ │ + blmi d0465c <__read_chk@plt+0xc9f288> │ │ │ │ strdcs r5, [r0, -lr]! │ │ │ │ tstls r0, r3, lsr r6 │ │ │ │ stmdbge r2, {r9, sp} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmiblt r0!, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #704512 @ 0xac000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 180d448 <__read_chk@plt+0x17a8074> │ │ │ │ + b fe60d3d8 <__read_chk@plt+0xfe5a8004> │ │ │ │ strtmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0fd461c │ │ │ │ stmdbvs sp!, {r0, r1, r2, r3, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ stmib sp, {r0, r1, r9, sp}^ │ │ │ │ strtmi r0, [r3], -r0, lsl #10 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ mcr2 0, 3, pc, cr12, cr2, {7} @ │ │ │ │ - bmi 957614 <__read_chk@plt+0x8f2240> │ │ │ │ + bmi 9575a4 <__read_chk@plt+0x8f21d0> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, fp, lsr #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ adcmi r6, r2, #532480 @ 0x82000 │ │ │ │ @ instruction: 0x4621d3b9 │ │ │ │ - blx ff68bad6 <__read_chk@plt+0xff626702> │ │ │ │ + blx 208ba66 <__read_chk@plt+0x2026692> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf990d0b1 │ │ │ │ - bcs d77c0 <__read_chk@plt+0x723ec> │ │ │ │ + bcs d7750 <__read_chk@plt+0x7237c> │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ str r0, [sl, r0, lsl #16]! │ │ │ │ - blx fee61e94 <__read_chk@plt+0xfedfcac0> │ │ │ │ + blx fee61e24 <__read_chk@plt+0xfedfca50> │ │ │ │ strbmi pc, [r1], -r6, lsl #7 @ │ │ │ │ ldmpl lr!, {r0, r1, r3, r4, r6, r8, fp} │ │ │ │ - blvs ff569808 <__read_chk@plt+0xff504434> │ │ │ │ + blvs ff569798 <__read_chk@plt+0xff5043c4> │ │ │ │ @ instruction: 0x46326810 │ │ │ │ @ instruction: 0xff38f7e7 │ │ │ │ @ instruction: 0xd1b42800 │ │ │ │ @ instruction: 0x200ce7bc │ │ │ │ - ldc2l 1, cr15, [r4, #84] @ 0x54 │ │ │ │ + ldc2l 1, cr15, [ip, #-84]! @ 0xffffffac │ │ │ │ adcsle r2, r7, r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf795e79a │ │ │ │ - svclt 0x0000e99e │ │ │ │ - eorseq pc, r4, r8, lsl r3 @ │ │ │ │ + svclt 0x0000e9d6 │ │ │ │ + eorseq pc, r4, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r4, r2, lsl r3 @ │ │ │ │ + eorseq pc, r4, r2, lsl #7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ - andseq lr, r8, lr, lsl #21 │ │ │ │ - eorseq pc, r4, lr, ror #4 │ │ │ │ + andseq lr, r8, r2, lsr #19 │ │ │ │ + ldrsbteq pc, [r4], -lr @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r3, fp, asr #22 │ │ │ │ ldrsbtge pc, [r4], pc @ │ │ │ │ - blcs e0aa4 <__read_chk@plt+0x7b6d0> │ │ │ │ + blcs e0a34 <__read_chk@plt+0x7b660> │ │ │ │ svcmi 0x002cd043 │ │ │ │ strmi r4, [r3], sp, lsl #12 │ │ │ │ ldrteq pc, [r4], #-257 @ 0xfffffeff @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ and r4, r3, pc, ror r4 │ │ │ │ svccc 0x0034f854 │ │ │ │ eorsle r2, r6, r0, lsl #22 │ │ │ │ ldrtmi r6, [r0], -lr, ror #18 │ │ │ │ - bl ffc8d534 <__read_chk@plt+0xffc28160> │ │ │ │ + stc 7, cr15, [r6], #-596 @ 0xfffffdac │ │ │ │ strmi r6, [r2], -r1, ror #18 │ │ │ │ @ instruction: 0xf7944630 │ │ │ │ - bllt 190aaac <__read_chk@plt+0x18a56d8> │ │ │ │ + bllt 190ab1c <__read_chk@plt+0x18a5748> │ │ │ │ ldmdahi sl, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ mvnle r2, r2, lsl #20 │ │ │ │ @ instruction: 0x46396858 │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ ldc2l 1, cr15, [r0], #56 @ 0x38 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stmdavs r3!, {r2, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - blvs ff7a0fd4 <__read_chk@plt+0xff73bc00> │ │ │ │ - blmi 729874 <__read_chk@plt+0x6c44a0> │ │ │ │ + blvs ff7a0f64 <__read_chk@plt+0xff73bb90> │ │ │ │ + blmi 729804 <__read_chk@plt+0x6c4430> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x23209301 │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0xf0c76960 │ │ │ │ - blx fef4ef58 <__read_chk@plt+0xfeee9b84> │ │ │ │ + blx fef4eee8 <__read_chk@plt+0xfeee9b14> │ │ │ │ strmi pc, [r0], r9, lsl #5 │ │ │ │ ldmdbeq r2, {r0, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf1b84658 │ │ │ │ tstle fp, r0, lsl #30 │ │ │ │ @ instruction: 0xff0ef7ff │ │ │ │ @ instruction: 0xf854b128 │ │ │ │ @ instruction: 0xf1093f34 │ │ │ │ - blcs d1b48 <__read_chk@plt+0x6c774> │ │ │ │ + blcs d1ad8 <__read_chk@plt+0x6c704> │ │ │ │ andlt sp, r3, r8, asr #3 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #163840 @ 0x28000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - stmib sl!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ ldc2 0, cr15, [r8, #968] @ 0x3c8 │ │ │ │ svclt 0x0000e7ed │ │ │ │ - eorseq pc, r4, ip, asr #3 │ │ │ │ - andseq sp, r8, r8, lsr r1 │ │ │ │ + eorseq pc, r4, ip, lsr r2 @ │ │ │ │ + andseq sp, r8, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ - andseq lr, r8, lr, asr #18 │ │ │ │ + andseq lr, r8, r2, ror #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec26984 <__read_chk@plt+0xfebc15b0> │ │ │ │ + bl fec26914 <__read_chk@plt+0xfebc1540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrmi 14, 13, r0, fp, cr0 │ │ │ │ stmdami fp, {r0, r1, r2, r6, r7, ip, sp, pc}^ │ │ │ │ svcmi 0x004b447c │ │ │ │ - ldrbtmi r4, [pc], #-2891 @ cf798 <__read_chk@plt+0x6a3c4> │ │ │ │ + ldrbtmi r4, [pc], #-2891 @ cf728 <__read_chk@plt+0x6a354> │ │ │ │ stmdavs r0, {r5, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9045 │ │ │ │ ldmpl fp!, {}^ @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x079b30f6 │ │ │ │ @ instruction: 0x4614d455 │ │ │ │ @ instruction: 0x460e6852 │ │ │ │ - blcs f1808 <__read_chk@plt+0x8c434> │ │ │ │ - bmi 1183cbc <__read_chk@plt+0x111e8e8> │ │ │ │ + blcs f1798 <__read_chk@plt+0x8c3c4> │ │ │ │ + bmi 1183c4c <__read_chk@plt+0x111e878> │ │ │ │ stmdbvs r5!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strls r4, [r2, #-2881] @ 0xfffff4bf │ │ │ │ ldrbtmi sl, [fp], #-3334 @ 0xfffff2fa │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r2, r1, #-402653181 @ 0xe8000003 │ │ │ │ @ instruction: 0x46284619 │ │ │ │ - bl 200d630 <__read_chk@plt+0x1fa825c> │ │ │ │ + bl fee0d5c0 <__read_chk@plt+0xfeda81ec> │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ tstpcc r1, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf8e8f115 │ │ │ │ - blle 7d97ec <__read_chk@plt+0x774418> │ │ │ │ + @ instruction: 0xf890f115 │ │ │ │ + blle 7d977c <__read_chk@plt+0x7743a8> │ │ │ │ ldmdahi sl, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ suble r2, r8, r2, lsl #20 │ │ │ │ tstle r7, r1, lsl #20 │ │ │ │ @ instruction: 0xb1286858 │ │ │ │ ldrbtmi r4, [r9], #-2356 @ 0xfffff6cc │ │ │ │ stc2l 1, cr15, [lr], #-56 @ 0xffffffc8 │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ eorcs r4, r0, #51200 @ 0xc800 │ │ │ │ ldrtmi r4, [r1], -r0, lsr #12 │ │ │ │ ldmpl fp!, {r0, sl, sp}^ │ │ │ │ movwcs r9, #773 @ 0x305 │ │ │ │ strls r9, [r0], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf1019a05 │ │ │ │ @ instruction: 0xf115fccf │ │ │ │ - bmi c0e99c <__read_chk@plt+0xba95c8> │ │ │ │ + bmi c0e7cc <__read_chk@plt+0xba93f8> │ │ │ │ ldrbtmi r4, [sl], #-2852 @ 0xfffff4dc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, r7, fp, lsr r1 │ │ │ │ - blcs 13f000 <__read_chk@plt+0xd9c2c> │ │ │ │ + blcs 13ef90 <__read_chk@plt+0xd9bbc> │ │ │ │ ldmdavs r0, {r1, r3, r8, ip, lr, pc}^ │ │ │ │ stcmi 1, cr11, [r5, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0x4629447d │ │ │ │ mcrr2 1, 0, pc, r8, cr14 @ │ │ │ │ - bmi 9bdc94 <__read_chk@plt+0x9588c0> │ │ │ │ + bmi 9bdc24 <__read_chk@plt+0x958850> │ │ │ │ @ instruction: 0xe7b5447a │ │ │ │ ldrbtmi r4, [sl], #-2594 @ 0xfffff5de │ │ │ │ - bmi 989724 <__read_chk@plt+0x924350> │ │ │ │ + bmi 9896b4 <__read_chk@plt+0x9242e0> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blmi 883cf0 <__read_chk@plt+0x81e91c> │ │ │ │ + blmi 883c80 <__read_chk@plt+0x81e8ac> │ │ │ │ tstcs r0, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ pop {r0, r1, r2, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf03340f0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ adcsle r2, sp, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ @@ -108848,39 +108820,39 @@ │ │ │ │ @ instruction: 0xe7ab881a │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ mrc2 7, 7, pc, cr14, cr15, {7} │ │ │ │ andcs lr, r1, #49545216 @ 0x2f40000 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ mrc2 7, 2, pc, cr2, cr15, {7} │ │ │ │ @ instruction: 0xf795e7b7 │ │ │ │ - svclt 0x0000e884 │ │ │ │ - ldrshteq pc, [r4], -r4 @ │ │ │ │ + svclt 0x0000e8bc │ │ │ │ + eorseq pc, r4, r4, ror #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r4, lr, ror #1 │ │ │ │ + eorseq pc, r4, lr, asr r1 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, r8, r0, asr lr │ │ │ │ - andseq lr, r8, r2, lsl r9 │ │ │ │ - andseq sp, r8, lr │ │ │ │ + andseq lr, r8, r4, ror #26 │ │ │ │ + andseq lr, r8, r6, lsr #16 │ │ │ │ + andseq ip, r8, r2, lsr #30 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ - eorseq pc, r4, sl, asr r0 @ │ │ │ │ - andseq ip, r8, r4, asr #31 │ │ │ │ - eoreq r1, sp, r8, lsr #14 │ │ │ │ - eoreq r1, sp, r2, lsr #14 │ │ │ │ - eorseq pc, r4, r2, lsr #32 │ │ │ │ - andseq lr, r8, lr, lsr r8 │ │ │ │ - andseq ip, r8, r6, ror pc │ │ │ │ + eorseq pc, r4, sl, asr #1 │ │ │ │ + @ instruction: 0x0018ced8 │ │ │ │ + eoreq r1, sp, ip, lsr r6 │ │ │ │ + eoreq r1, sp, r6, lsr r6 │ │ │ │ + mlaseq r4, r2, r0, pc @ │ │ │ │ + andseq lr, r8, r2, asr r7 │ │ │ │ + andseq ip, r8, sl, lsl #29 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r9, r9, asr #26 │ │ │ │ strmi r4, [lr], -r9, asr #24 │ │ │ │ tstcs r0, sp, ror r4 │ │ │ │ smlabtvs r5, sp, r9, lr │ │ │ │ - blmi 12a1174 <__read_chk@plt+0x123bda0> │ │ │ │ + blmi 12a1104 <__read_chk@plt+0x123bd30> │ │ │ │ @ instruction: 0x1e05592c │ │ │ │ stmdavs r4!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9407 │ │ │ │ mrrcle 4, 0, r0, r6, cr0 │ │ │ │ @ instruction: 0xf8534a43 │ │ │ │ @ instruction: 0xf8d88002 │ │ │ │ andcs r3, r0, #0 │ │ │ │ @@ -108913,15 +108885,15 @@ │ │ │ │ stmib sp, {r0, r1, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7fe6700 │ │ │ │ @ instruction: 0x4604fe3d │ │ │ │ @ instruction: 0xf0a24648 │ │ │ │ stmdals r3, {r0, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffc0f087 │ │ │ │ @ instruction: 0xf0f3a803 │ │ │ │ - bmi 98d9d8 <__read_chk@plt+0x928604> │ │ │ │ + bmi 98d968 <__read_chk@plt+0x928594> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -fp, lsr #2 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x460a83f0 │ │ │ │ @@ -108930,228 +108902,228 @@ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf91ef0a3 │ │ │ │ ldmdami r6, {r0, r1, r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d14478 │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ @ instruction: 0xf7954479 │ │ │ │ - andcs lr, r3, #88, 16 @ 0x580000 │ │ │ │ + andcs lr, r3, #144, 16 @ 0x900000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0332005 │ │ │ │ @ instruction: 0xe7d6ff39 │ │ │ │ andcs r4, r5, #16, 18 @ 0x40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda sl, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r2, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xff2cf033 │ │ │ │ - @ instruction: 0xf794e7ae │ │ │ │ - svclt 0x0000efca │ │ │ │ - eorseq lr, r4, r8, ror pc │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r4, r8, ror #30 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq lr, r8, r0, asr #15 │ │ │ │ - andseq lr, r8, sl, ror #14 │ │ │ │ - eorseq lr, r4, r6, asr #29 │ │ │ │ - @ instruction: 0x0018e6f8 │ │ │ │ - andseq ip, r7, r4, asr #17 │ │ │ │ - andseq lr, r8, r2, lsl #14 │ │ │ │ + @ instruction: 0xf795e7ae │ │ │ │ + svclt 0x0000e802 │ │ │ │ + eorseq lr, r4, r8, ror #31 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + ldrsbteq lr, [r4], -r8 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + @ instruction: 0x0018e6d4 │ │ │ │ + andseq lr, r8, lr, ror r6 │ │ │ │ + eorseq lr, r4, r6, lsr pc │ │ │ │ + andseq lr, r8, ip, lsl #12 │ │ │ │ + andseq ip, r7, ip, lsl #16 │ │ │ │ + andseq lr, r8, r6, lsl r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ addlt r4, pc, r6, lsr #27 │ │ │ │ ldrmi r4, [r6], -r6, lsr #23 │ │ │ │ ldrbtmi r4, [sp], #-3238 @ 0xfffff35a │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ movwcs r9, #2563 @ 0xa03 │ │ │ │ @ instruction: 0xf1b0460f │ │ │ │ stmdbpl ip!, {fp} │ │ │ │ strls r6, [sp], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ vcgt.u8 d9, d0, d10 │ │ │ │ - blmi fe8afea8 <__read_chk@plt+0xfe84aad4> │ │ │ │ + blmi fe8afe38 <__read_chk@plt+0xfe84aa64> │ │ │ │ andls pc, r3, r2, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ strbmi r2, [r1], -r0, lsl #4 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf950f0f4 │ │ │ │ andcs r2, r6, #0, 2 │ │ │ │ @ instruction: 0xf0f32001 │ │ │ │ strmi pc, [r1], -fp, lsl #17 │ │ │ │ stmdacs r0, {r3, ip, pc} │ │ │ │ mrshi pc, (UNDEF: 8) @ │ │ │ │ @ instruction: 0xf107a80b │ │ │ │ @ instruction: 0xf0870434 │ │ │ │ - blvs 1fcf740 <__read_chk@plt+0x1f6a36c> │ │ │ │ - blcs f4aec <__read_chk@plt+0x8f718> │ │ │ │ + blvs 1fcf6d0 <__read_chk@plt+0x1f6a2fc> │ │ │ │ + blcs f4a7c <__read_chk@plt+0x8f6a8> │ │ │ │ sbchi pc, sp, r0 │ │ │ │ @ instruction: 0xf04f4b90 │ │ │ │ @ instruction: 0xf8df0b00 │ │ │ │ ldrbtmi sl, [fp], #-576 @ 0xfffffdc0 │ │ │ │ - blmi fe4b46f4 <__read_chk@plt+0xfe44f320> │ │ │ │ + blmi fe4b4684 <__read_chk@plt+0xfe44f2b0> │ │ │ │ @ instruction: 0x960744fa │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ movwls sl, #23306 @ 0x5b0a │ │ │ │ - blcs 107b3c <__read_chk@plt+0xa2768> │ │ │ │ + blcs 107acc <__read_chk@plt+0xa26f8> │ │ │ │ andcs sp, r1, #1073741843 @ 0x40000013 │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ strbmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf1019a0b │ │ │ │ stmdacs r0, {r0, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd043 │ │ │ │ - bls 31270c <__read_chk@plt+0x2ad338> │ │ │ │ + bls 31269c <__read_chk@plt+0x2ad2c8> │ │ │ │ ldrteq pc, [r4], #-258 @ 0xfffffefe @ │ │ │ │ - blvs 1574b34 <__read_chk@plt+0x150f760> │ │ │ │ + blvs 1574ac4 <__read_chk@plt+0x150f6f0> │ │ │ │ suble r2, r3, r0, lsl #20 │ │ │ │ stmdbvs r6!, {r0, r2, r3, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7954628 │ │ │ │ - @ instruction: 0x4631e9d0 │ │ │ │ + ldrtmi lr, [r1], -r8, lsl #20 │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ - b ff50d978 <__read_chk@plt+0xff4a85a4> │ │ │ │ + bl 30d908 <__read_chk@plt+0x2a8534> │ │ │ │ streq lr, [fp, #-2640] @ 0xfffff5b0 │ │ │ │ stmdavs r2!, {r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ - blcs 171b80 <__read_chk@plt+0x10c7ac> │ │ │ │ + blcs 171b10 <__read_chk@plt+0x10c73c> │ │ │ │ ldmdavs r0, {r0, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ stmdbls r4, {r4, r5, r8, ip, sp, pc} │ │ │ │ - blx ff50bf78 <__read_chk@plt+0xff4a6ba4> │ │ │ │ + blx ff50bf08 <__read_chk@plt+0xff4a6b34> │ │ │ │ stmdacs r0, {r1, r5, r6, fp, sp, lr} │ │ │ │ stmdbvs r6!, {r0, r2, r6, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0x46306bd3 │ │ │ │ strcs r9, [r1], #-2571 @ 0xfffff5f5 │ │ │ │ @ instruction: 0xf8d96859 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ andcs r9, r0, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf0c79400 │ │ │ │ strmi pc, [r5], -r9, ror #23 │ │ │ │ rsbsle r2, r0, r0, lsl #16 │ │ │ │ andcs r9, r5, #98304 @ 0x18000 │ │ │ │ @ instruction: 0xf7942000 │ │ │ │ - andcs lr, r3, #616 @ 0x268 │ │ │ │ + andcs lr, r3, #840 @ 0x348 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0, #-5] │ │ │ │ - blx fe30bf52 <__read_chk@plt+0xfe2a6b7e> │ │ │ │ + blx fe30bee2 <__read_chk@plt+0xfe2a6b0e> │ │ │ │ stmdbls fp, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0874650 │ │ │ │ - blx fed0f7e0 <__read_chk@plt+0xfecaa40c> │ │ │ │ - b 14ce998 <__read_chk@plt+0x14695c4> │ │ │ │ + blx fed0f770 <__read_chk@plt+0xfecaa39c> │ │ │ │ + b 14ce928 <__read_chk@plt+0x1469554> │ │ │ │ sbfx r1, fp, #22, #21 │ │ │ │ @ instruction: 0xf1bb9e07 │ │ │ │ rsble r0, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xf0a19805 │ │ │ │ stmdals r8, {r0, r1, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cdp2 0, 12, cr15, cr2, cr7, {4} │ │ │ │ @ instruction: 0xf0f2a808 │ │ │ │ - bmi 174f7dc <__read_chk@plt+0x16ea408> │ │ │ │ + bmi 174f76c <__read_chk@plt+0x16ea398> │ │ │ │ ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r7, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ ldmdavs r0, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf133ac0c │ │ │ │ - andls pc, ip, r5, ror fp @ │ │ │ │ + andls pc, ip, sp, lsl fp @ │ │ │ │ @ instruction: 0xf0784620 │ │ │ │ - blmi 14ce9a0 <__read_chk@plt+0x14695cc> │ │ │ │ + blmi 14ce930 <__read_chk@plt+0x146955c> │ │ │ │ vst1.8 {d25-d26}, [pc], r3 │ │ │ │ ldmpl r6, {r5, r7, r8, lr}^ │ │ │ │ - blls 3d83f4 <__read_chk@plt+0x373020> │ │ │ │ + blls 3d8384 <__read_chk@plt+0x372fb0> │ │ │ │ ldrtmi r9, [r0], -r1, lsl #6 │ │ │ │ ldrbtmi r4, [fp], #-2891 @ 0xfffff4b5 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf79533ff │ │ │ │ - @ instruction: 0xf506e96a │ │ │ │ + @ instruction: 0xf506e9a2 │ │ │ │ ldrtmi r4, [r0], -r0, lsl #7 │ │ │ │ svcpl 0x00fff883 │ │ │ │ cdpls 6, 0, cr4, cr11, cr11, {1} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0x462a6851 │ │ │ │ @ instruction: 0xf0869600 │ │ │ │ strmi pc, [r6], -r3, lsr #25 │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ andcs r4, r5, #1015808 @ 0xf8000 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ ldrbtmi r0, [r9], #-2817 @ 0xfffff4ff │ │ │ │ - svc 0x0038f794 │ │ │ │ + svc 0x0070f794 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf0f29600 │ │ │ │ strtmi pc, [r0], -r7, lsr #22 │ │ │ │ - @ instruction: 0xfff4f119 │ │ │ │ - blls 3c99b8 <__read_chk@plt+0x3645e4> │ │ │ │ - bls 23a07c <__read_chk@plt+0x1d4ca8> │ │ │ │ + @ instruction: 0xff9cf119 │ │ │ │ + blls 3c9948 <__read_chk@plt+0x364574> │ │ │ │ + bls 23a00c <__read_chk@plt+0x1d4c38> │ │ │ │ strls r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ mrc2 7, 4, pc, cr6, cr14, {7} │ │ │ │ - bleq 14be64 <__read_chk@plt+0xe6a90> │ │ │ │ - blge 3899a4 <__read_chk@plt+0x3245d0> │ │ │ │ + bleq 14bdf4 <__read_chk@plt+0xe6a20> │ │ │ │ + blge 389934 <__read_chk@plt+0x324560> │ │ │ │ @ instruction: 0xf8d99305 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fc │ │ │ │ - blcs 150888 <__read_chk@plt+0xeb4b4> │ │ │ │ + blcs 150818 <__read_chk@plt+0xeb444> │ │ │ │ stmdbmi fp!, {r4, r5, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - blls 38b8d4 <__read_chk@plt+0x326500> │ │ │ │ + blls 38b944 <__read_chk@plt+0x326570> │ │ │ │ andcs r9, r1, #8, 18 @ 0x20000 │ │ │ │ strvc lr, [r0], -sp, asr #19 │ │ │ │ stc2l 7, cr15, [r4], {254} @ 0xfe │ │ │ │ ldrmi lr, [sl], -r4, lsl #15 │ │ │ │ stmdbls r3, {r0, r1, r3, r4, r8, r9, fp, lr} │ │ │ │ andls pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xf8d94641 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0a200bc │ │ │ │ @ instruction: 0xe6efffbb │ │ │ │ stmdbls fp, {r1, r2, r3, r4, fp, lr} │ │ │ │ @ instruction: 0xf0874478 │ │ │ │ - blx fed0f6b4 <__read_chk@plt+0xfecaa2e0> │ │ │ │ - b 14ceac4 <__read_chk@plt+0x14696f0> │ │ │ │ + blx fed0f644 <__read_chk@plt+0xfecaa270> │ │ │ │ + b 14cea54 <__read_chk@plt+0x1469680> │ │ │ │ @ instruction: 0xe7c01b5b │ │ │ │ andcs r4, r5, #425984 @ 0x68000 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - andcs lr, r3, #3808 @ 0xee0 │ │ │ │ + andcs lr, r3, #38, 30 @ 0x98 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0332005 │ │ │ │ strb pc, [sl, -pc, asr #27]! @ │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 7, pc, cr0, cr4, {4} @ │ │ │ │ + svc 0x0018f794 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ stc2l 0, cr15, [r2, #204] @ 0xcc │ │ │ │ @ instruction: 0xf794e7c1 │ │ │ │ - svclt 0x0000ee60 │ │ │ │ - eorseq lr, r4, r6, lsl lr │ │ │ │ - eorseq lr, r4, r4, lsl lr │ │ │ │ + svclt 0x0000ee98 │ │ │ │ + eorseq lr, r4, r6, lsl #29 │ │ │ │ + eorseq lr, r4, r4, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, r8, r2, lsr #13 │ │ │ │ - @ instruction: 0x0018e6b4 │ │ │ │ - andseq ip, r8, r4, lsr #26 │ │ │ │ - eorseq lr, r4, sl, asr #25 │ │ │ │ + @ instruction: 0x0018e5b6 │ │ │ │ + andseq lr, r8, r8, asr #11 │ │ │ │ + andseq ip, r8, r8, lsr ip │ │ │ │ + eorseq lr, r4, sl, lsr sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq lr, r8, r6, ror #10 │ │ │ │ - andseq lr, r8, r2, asr #10 │ │ │ │ - andseq lr, r8, r4, lsr #10 │ │ │ │ - eoreq sl, sp, r8, lsl r1 │ │ │ │ - @ instruction: 0x0017c5f0 │ │ │ │ - andseq lr, r8, lr, lsr #8 │ │ │ │ + andseq lr, r8, sl, ror r4 │ │ │ │ + andseq lr, r8, r6, asr r4 │ │ │ │ + andseq lr, r8, r8, lsr r4 │ │ │ │ + eoreq sl, sp, ip, lsl r0 │ │ │ │ + andseq ip, r7, r8, lsr r5 │ │ │ │ + andseq lr, r8, r2, asr #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 1f0e07c <__read_chk@plt+0x1ea8ca8> │ │ │ │ + bleq 1f0e00c <__read_chk@plt+0x1ea8c38> │ │ │ │ @ instruction: 0xf2ad4cf0 │ │ │ │ - blmi ffce32e4 <__read_chk@plt+0xffc7df10> │ │ │ │ + blmi ffce3274 <__read_chk@plt+0xffc7dea0> │ │ │ │ ldrbtmi sl, [ip], #-3856 @ 0xfffff0f0 │ │ │ │ @ instruction: 0x93bcf8df │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #1536 @ 0x600 │ │ │ │ stmiapl r3!, {r2, r4, r8, sl, fp, sp, pc}^ │ │ │ │ ldmdavs fp, {r2, r3, r9, sl, lr} │ │ │ │ ldrbcc pc, [ip], #-2253 @ 0xfffff733 @ │ │ │ │ @@ -109176,52 +109148,52 @@ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8db8199 │ │ │ │ stmdacs r0, {} @ │ │ │ │ orrshi pc, r9, r0 │ │ │ │ teqcs sl, r2 @ │ │ │ │ @ instruction: 0xf92ef0fb │ │ │ │ @ instruction: 0xf8dbb128 │ │ │ │ - bne ff0dbdd8 <__read_chk@plt+0xff076a04> │ │ │ │ + bne ff0dbd68 <__read_chk@plt+0xff076994> │ │ │ │ svclt 0x00b84582 │ │ │ │ @ instruction: 0xf85b4682 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf8d5d1f1 │ │ │ │ @ instruction: 0xf10ab000 │ │ │ │ movwls r0, #29445 @ 0x7305 │ │ │ │ svceq 0x0000f1bb │ │ │ │ orrhi pc, r9, r0 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi ff2b0404 <__read_chk@plt+0xff24b030> │ │ │ │ - bmi ff298208 <__read_chk@plt+0xff232e34> │ │ │ │ + blmi ff2b0394 <__read_chk@plt+0xff24afc0> │ │ │ │ + bmi ff298198 <__read_chk@plt+0xff232dc4> │ │ │ │ ldrbtmi sl, [sl], #-3607 @ 0xfffff1e9 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ strls lr, [sl, -sp, asr #19] │ │ │ │ stmib sp, {r0, r4, r7, r9, sl, lr}^ │ │ │ │ ldrmi r8, [r8], ip, lsl #10 │ │ │ │ eors r9, fp, r6, lsl #2 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andls r1, r3, #168, 20 @ 0xa8000 │ │ │ │ mvnscc pc, r0, asr #4 │ │ │ │ rscscc pc, fp, #64, 4 │ │ │ │ - bls 10a568 <__read_chk@plt+0xa5194> │ │ │ │ + bls 10a4f8 <__read_chk@plt+0xa5124> │ │ │ │ svclt 0x00884288 │ │ │ │ @ instruction: 0x46194610 │ │ │ │ andls r2, r2, r1, lsl #4 │ │ │ │ - stclne 6, cr4, [pc], #-192 @ cfd84 <__read_chk@plt+0x6a9b0> │ │ │ │ - stmda r6, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stclne 6, cr4, [pc], #-192 @ cfd14 <__read_chk@plt+0x6a940> │ │ │ │ + ldmda lr!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r6, #2080 @ 0x820 │ │ │ │ mvnscc pc, #8781824 @ 0x860000 │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ - blmi fede1cb8 <__read_chk@plt+0xfed7c8e4> │ │ │ │ + blmi fede1c48 <__read_chk@plt+0xfed7c874> │ │ │ │ strls r2, [r1, -r1, lsl #4] │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ - ldmda r4!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda ip!, {r0, r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r6, #2085 @ 0x825 │ │ │ │ mvnscc pc, #8781824 @ 0x860000 │ │ │ │ vst1.8 {d20-d22}, [pc :256], r2 │ │ │ │ strbmi r4, [r0], -r0, lsr #3 │ │ │ │ @ instruction: 0xf07769af │ │ │ │ @ instruction: 0x4601fc79 │ │ │ │ ldrmi r4, [r8, r8, lsr #12]! │ │ │ │ @@ -109229,26 +109201,26 @@ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @ instruction: 0xf85b4798 │ │ │ │ tstlt r8, #4, 30 │ │ │ │ @ instruction: 0xf0fb213a │ │ │ │ @ instruction: 0xf8dbf8c7 │ │ │ │ strmi r2, [r5], -r0 │ │ │ │ cmnlt r8, r7, lsl r6 │ │ │ │ - blcs 136ac4 <__read_chk@plt+0xd16f0> │ │ │ │ + blcs 136a54 <__read_chk@plt+0xd1680> │ │ │ │ stmibmi r0!, {r3, r4, r5, r7, sl, fp, ip, lr, pc} │ │ │ │ andcs r4, r6, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xf10e4479 │ │ │ │ ldmdblt r0, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ movwcc r9, #6918 @ 0x1b06 │ │ │ │ @ instruction: 0xf8db9306 │ │ │ │ str r2, [fp, r0]! │ │ │ │ @ instruction: 0x21206825 │ │ │ │ stmibvs sl!, {r0, r1, r2, fp, ip, pc} │ │ │ │ @ instruction: 0xf0fb9205 │ │ │ │ - bls 24fa34 <__read_chk@plt+0x1ea660> │ │ │ │ + bls 24f9c4 <__read_chk@plt+0x1ea5f0> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xe7ba4790 │ │ │ │ @ instruction: 0x970ae9dd │ │ │ │ strhi lr, [ip, #-2525] @ 0xfffff623 │ │ │ │ @ instruction: 0xf0ae4628 │ │ │ │ stmdavs r0!, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4990 │ │ │ │ @@ -109271,35 +109243,35 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcs CPSR_sc, r3 @ │ │ │ │ strle r0, [r3], #-2000 @ 0xfffff830 │ │ │ │ strle r0, [r1], #-1937 @ 0xfffff86f │ │ │ │ ldrle r0, [r8, #-1874] @ 0xfffff8ae │ │ │ │ strbmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf09aa815 │ │ │ │ - blmi 200f2a8 <__read_chk@plt+0x1fa9ed4> │ │ │ │ + blmi 200f238 <__read_chk@plt+0x1fa9e64> │ │ │ │ @ instruction: 0xf8594601 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf09b4618 │ │ │ │ - blmi 1f4e520 <__read_chk@plt+0x1ee914c> │ │ │ │ + blmi 1f4e4b0 <__read_chk@plt+0x1ee90dc> │ │ │ │ @ instruction: 0xf8594601 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf0874618 │ │ │ │ - blls 20f880 <__read_chk@plt+0x1aa4ac> │ │ │ │ + blls 20f810 <__read_chk@plt+0x1aa43c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ andcs r3, r0, #128, 4 │ │ │ │ mrcge 13, 0, sl, cr3, cr2, {0} │ │ │ │ movwcs r6, #6233 @ 0x1859 │ │ │ │ svcne 0x00089300 │ │ │ │ @ instruction: 0xf09a9b07 │ │ │ │ - blmi 1c8f138 <__read_chk@plt+0x1c29d64> │ │ │ │ + blmi 1c8f0c8 <__read_chk@plt+0x1c29cf4> │ │ │ │ @ instruction: 0xf8594601 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf0874618 │ │ │ │ - blmi 1bcf850 <__read_chk@plt+0x1b6a47c> │ │ │ │ + blmi 1bcf7e0 <__read_chk@plt+0x1b6a40c> │ │ │ │ @ instruction: 0xf8592100 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf0874618 │ │ │ │ strtmi pc, [r8], -r3, lsr #28 │ │ │ │ @ instruction: 0xf0876821 │ │ │ │ ldmdavs r9!, {r0, r1, r2, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0874630 │ │ │ │ @@ -109311,108 +109283,108 @@ │ │ │ │ @ instruction: 0xf0876838 │ │ │ │ strbmi pc, [r0], -sp, lsr #25 @ │ │ │ │ ldc2 0, cr15, [r8, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xf0f24638 │ │ │ │ ldmdbmi fp, {r0, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - andcs lr, r3, #6016 @ 0x1780 │ │ │ │ + andcs lr, r3, #9600 @ 0x2580 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0, #-5] │ │ │ │ @ instruction: 0xf94cf0f2 │ │ │ │ @ instruction: 0xf0f24620 │ │ │ │ - bmi 160f38c <__read_chk@plt+0x15a9fb8> │ │ │ │ + bmi 160f31c <__read_chk@plt+0x15a9f48> │ │ │ │ ldrbtmi r4, [sl], #-2882 @ 0xfffff4be │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbcc pc, [ip], #-2269 @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r4, r0, lsl #6 │ │ │ │ stclmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbmi r2, [r9], -r5, lsl #4 │ │ │ │ - stcl 7, cr15, [r0, #-592] @ 0xfffffdb0 │ │ │ │ + ldcl 7, cr15, [r8, #-592]! @ 0xfffffdb0 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ svcge 0x006bf43f │ │ │ │ - blls 289f94 <__read_chk@plt+0x224bc0> │ │ │ │ - blcs 1218dc <__read_chk@plt+0xbc508> │ │ │ │ + blls 289f24 <__read_chk@plt+0x224b50> │ │ │ │ + blcs 12186c <__read_chk@plt+0xbc498> │ │ │ │ stmdbls sl, {r2, r3, r4, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf7942205 │ │ │ │ - blls 20b518 <__read_chk@plt+0x1a6144> │ │ │ │ + blls 20b588 <__read_chk@plt+0x1a61b4> │ │ │ │ ldmdavs fp, {r1, r4, r5, fp, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ movwcs r6, #2137 @ 0x859 │ │ │ │ ldrmi r9, [sl], -r0, lsl #4 │ │ │ │ - blx fe28c278 <__read_chk@plt+0xfe226ea4> │ │ │ │ + blx fe28c208 <__read_chk@plt+0xfe226e34> │ │ │ │ ldmdavs r8!, {r0, r2, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r6], #-540 @ 0xfffffde4 │ │ │ │ andcs fp, r5, #4145152 @ 0x3f4000 │ │ │ │ @ instruction: 0x46284651 │ │ │ │ - ldc 7, cr15, [ip, #-592] @ 0xfffffdb0 │ │ │ │ + ldcl 7, cr15, [r4, #-592] @ 0xfffffdb0 │ │ │ │ movwls r9, #2824 @ 0xb08 │ │ │ │ - blls 318880 <__read_chk@plt+0x2b34ac> │ │ │ │ + blls 318810 <__read_chk@plt+0x2b343c> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ ldmdavs r9!, {r0, r8, r9, ip, pc} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blx ff38e084 <__read_chk@plt+0xff328cb0> │ │ │ │ + blx ff38e014 <__read_chk@plt+0xff328c40> │ │ │ │ strbmi r4, [r0], -r6, lsl #12 │ │ │ │ streq pc, [r8], -r6, lsr #32 │ │ │ │ ldc2 0, cr15, [ip], #644 @ 0x284 │ │ │ │ @ instruction: 0xf0f24638 │ │ │ │ vfma.f32 d31, d16, d5 │ │ │ │ addsmi r2, lr, #1476395011 @ 0x58000003 │ │ │ │ svcge 0x0031f43f │ │ │ │ strbmi lr, [r0], -sl, lsr #15 │ │ │ │ ldc2 0, cr15, [r0], #644 @ 0x284 │ │ │ │ @ instruction: 0xf0f24638 │ │ │ │ ldr pc, [r6, r9, lsl #25] │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - @ instruction: 0xe7c0ecf6 │ │ │ │ + strb lr, [r0, lr, lsr #26] │ │ │ │ andcs r4, r5, #622592 @ 0x98000 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - andcs lr, r3, #240, 24 @ 0xf000 │ │ │ │ + andcs lr, r3, #40, 26 @ 0xa00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0332005 │ │ │ │ @ instruction: 0xe794fbd1 │ │ │ │ strtmi r9, [r8], -r4 │ │ │ │ @ instruction: 0xfff0f0ad │ │ │ │ - blls 1e2564 <__read_chk@plt+0x17d190> │ │ │ │ + blls 1e24f4 <__read_chk@plt+0x17d120> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xe7ec4618 │ │ │ │ @ instruction: 0xf8cd2305 │ │ │ │ movwls fp, #28696 @ 0x7018 │ │ │ │ movwcs lr, #22262 @ 0x56f6 │ │ │ │ movwls r4, #30338 @ 0x7682 │ │ │ │ andls lr, r6, sl, ror r6 │ │ │ │ @ instruction: 0xf794e6f0 │ │ │ │ - @ instruction: 0xf8cdec5a │ │ │ │ + @ instruction: 0xf8cdec92 │ │ │ │ usat fp, #11, r8 │ │ │ │ - eorseq lr, r4, lr, lsr #22 │ │ │ │ + mlaseq r4, lr, fp, lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r4, r2, lsr #22 │ │ │ │ + mlaseq r4, r2, fp, lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0018e3d6 │ │ │ │ - andseq lr, r9, r2, asr #21 │ │ │ │ - andseq r6, r8, r2, ror #4 │ │ │ │ - andseq lr, r8, r4, lsr #6 │ │ │ │ - @ instruction: 0x0018e2f4 │ │ │ │ - andseq lr, r7, sl, asr r0 │ │ │ │ - andseq lr, r8, ip, lsr #8 │ │ │ │ - andseq lr, r8, lr, ror #5 │ │ │ │ + andseq lr, r8, sl, ror #5 │ │ │ │ + @ instruction: 0x0019e9d6 │ │ │ │ + andseq r6, r8, r6, ror r1 │ │ │ │ + andseq lr, r8, r8, lsr r2 │ │ │ │ + andseq lr, r8, r8, lsl #4 │ │ │ │ + andseq sp, r7, r2, lsr #31 │ │ │ │ + andseq lr, r8, r0, asr #6 │ │ │ │ + andseq lr, r8, r2, lsl #4 │ │ │ │ @ instruction: 0x000013bc │ │ │ │ andeq r0, r0, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - andseq lr, r8, ip, asr r3 │ │ │ │ - eorseq lr, r4, sl, ror r8 │ │ │ │ - @ instruction: 0x0018e1b0 │ │ │ │ - ldrsheq lr, [r8], -r4 │ │ │ │ - andseq sp, r8, r2, lsr #25 │ │ │ │ + andseq lr, r8, r0, ror r2 │ │ │ │ + eorseq lr, r4, sl, ror #17 │ │ │ │ + andseq lr, r8, r4, asr #1 │ │ │ │ + andseq lr, r8, r8 │ │ │ │ + @ instruction: 0x0018dbb6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ @ instruction: 0x5768f8df │ │ │ │ @ instruction: 0xf8dfb09b │ │ │ │ ldrmi r4, [fp], r8, ror #14 │ │ │ │ @@ -109424,53 +109396,53 @@ │ │ │ │ strmi r6, [sp], -sl, asr #18 │ │ │ │ ldrls r6, [r9], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ ldrvs lr, [r3], -sp, asr #19 │ │ │ │ ldmpl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, ip, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx ff98c666 <__read_chk@plt+0xff927292> │ │ │ │ + blx fe38c5f6 <__read_chk@plt+0xfe327222> │ │ │ │ ldrdhi pc, [ip], #-128 @ 0xffffff80 │ │ │ │ @ instruction: 0xf1b84604 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ strbmi r8, [r0], -r6, asr #6 │ │ │ │ @ instruction: 0xf822f077 │ │ │ │ svclt 0x00182803 │ │ │ │ @ instruction: 0xf0009608 │ │ │ │ stmdals r8, {r1, r2, r3, r4, r5, r6, r8, r9, pc} │ │ │ │ - blx 38c474 <__read_chk@plt+0x3270a0> │ │ │ │ + blx 38c404 <__read_chk@plt+0x327030> │ │ │ │ stmdacs r0, {r0, r4, ip, pc} │ │ │ │ cmpphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ andcs r2, r6, #0, 2 │ │ │ │ @ instruction: 0xf0f22001 │ │ │ │ strmi pc, [r1], -fp, ror #25 │ │ │ │ stmdacs r0, {r1, r4, ip, pc} │ │ │ │ msrhi SPSR_fx, #0 │ │ │ │ - beq 160c630 <__read_chk@plt+0x15a725c> │ │ │ │ + beq 160c5c0 <__read_chk@plt+0x15a71ec> │ │ │ │ @ instruction: 0xf0874650 │ │ │ │ @ instruction: 0x9c11fb23 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0x465a81f6 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmib sp, {r0, r1, r4, r6, r7, r8, r9, lr}^ │ │ │ │ strls r5, [r7, -sp, lsl #18] │ │ │ │ - blvc ff5cab58 <__read_chk@plt+0xff565784> │ │ │ │ + blvc ff5caae8 <__read_chk@plt+0xff565714> │ │ │ │ @ instruction: 0x36d4f8df │ │ │ │ @ instruction: 0xf8cd46d8 │ │ │ │ ldrbtmi sl, [fp], #-60 @ 0xffffffc4 │ │ │ │ @ instruction: 0xf8df9304 │ │ │ │ ldrmi r3, [r3], ip, asr #13 │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ @ instruction: 0x36c4f8df │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ - bvs 9c83ec <__read_chk@plt+0x963018> │ │ │ │ + bvs 9c837c <__read_chk@plt+0x962fa8> │ │ │ │ @ instruction: 0xf8dfb1d3 │ │ │ │ andcs r1, r5, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - bvs 98b310 <__read_chk@plt+0x925f3c> │ │ │ │ + bvs 98b380 <__read_chk@plt+0x925fac> │ │ │ │ strmi r9, [r3], -r0, lsl #4 │ │ │ │ ssatcs pc, #13, pc, asr #17 @ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf8f8f111 │ │ │ │ @ instruction: 0x46299812 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @@ -109479,204 +109451,204 @@ │ │ │ │ @ instruction: 0x47984479 │ │ │ │ movwlt r6, #14947 @ 0x3a63 │ │ │ │ ldmvs r8, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df82ae │ │ │ │ andcs r1, r5, #132, 12 @ 0x8400000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip], {148} @ 0x94 │ │ │ │ - bvs 1961aa4 <__read_chk@plt+0x18fc6d0> │ │ │ │ + mcrr 7, 9, pc, r4, cr4 @ │ │ │ │ + bvs 1961a34 <__read_chk@plt+0x18fc660> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ strtmi r9, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0x266cf8df │ │ │ │ @ instruction: 0xf111447a │ │ │ │ ldmdals r2, {r0, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x165cf8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - blvs 9a2120 <__read_chk@plt+0x93cd4c> │ │ │ │ + blvs 9a20b0 <__read_chk@plt+0x93ccdc> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - bvs ff9b07a8 <__read_chk@plt+0xff94b3d4> │ │ │ │ + bvs ff9b0738 <__read_chk@plt+0xff94b364> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8101 │ │ │ │ andcs r1, r5, #72, 12 @ 0x4800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ffb0e12c <__read_chk@plt+0xffaa8d58> │ │ │ │ + stc 7, cr15, [r0], #-592 @ 0xfffffdb0 │ │ │ │ strmi r6, [r2], -r3, lsr #17 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf1114628 │ │ │ │ ldmdals r2, {r0, r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x1624f8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @ instruction: 0xf1bb4798 │ │ │ │ @ instruction: 0xf2c00f00 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r5, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf10cc805 │ │ │ │ - blvs 19d3314 <__read_chk@plt+0x196df40> │ │ │ │ + blvs 19d32a4 <__read_chk@plt+0x196ded0> │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strbmi r8, [r3, #363]! @ 0x16b │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4104 @ 0x1008 @ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrbcc pc, [r8, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8df9a07 │ │ │ │ - ldrbtmi r7, [pc], #-1528 @ d0330 <__read_chk@plt+0x6af5c> │ │ │ │ + ldrbtmi r7, [pc], #-1528 @ d02c0 <__read_chk@plt+0x6aeec> │ │ │ │ stmib sp, {r0, r2, r4, r6, r7, fp, ip, lr}^ │ │ │ │ stmdavc r3!, {r0, r2, fp, lr, pc} │ │ │ │ @ instruction: 0xf10007de │ │ │ │ stmdavs r3!, {r6, r9, pc}^ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmiavs r3!, {r1, r4, r9, pc}^ │ │ │ │ @ instruction: 0xf8dfb1db │ │ │ │ andcs r1, r5, #220, 10 @ 0x37000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl feb8e1a8 <__read_chk@plt+0xfeb28dd4> │ │ │ │ + bl ff98e138 <__read_chk@plt+0xff928d64> │ │ │ │ andls r6, r0, #14811136 @ 0xe20000 │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ vst3. {d18,d20,d22}, [pc], ip │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ @ instruction: 0xf111447a │ │ │ │ ldmdals r2, {r0, r1, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrne pc, [r4, #2271]! @ 0x8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdbvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfb1db │ │ │ │ andcs r1, r5, #172, 10 @ 0x2b000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe40e1e4 <__read_chk@plt+0xfe3a8e10> │ │ │ │ + bl ff20e174 <__read_chk@plt+0xff1a8da0> │ │ │ │ andls r6, r0, #557056 @ 0x88000 │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ vst3.32 {d18,d20,d22}, [pc :64], ip │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ @ instruction: 0xf111447a │ │ │ │ ldmdals r2, {r0, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strne pc, [r4, #2271] @ 0x8df │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdbvs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8dfb1db │ │ │ │ andcs r1, r5, #124, 10 @ 0x1f000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1c8e220 <__read_chk@plt+0x1c28e4c> │ │ │ │ + bl fea8e1b0 <__read_chk@plt+0xfea28ddc> │ │ │ │ andls r6, r0, #1605632 @ 0x188000 │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ vst3.16 {d18,d20,d22}, [pc :128], ip │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ @ instruction: 0xf111447a │ │ │ │ ldmdals r2, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrbne pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfb1db │ │ │ │ andcs r1, r5, #76, 10 @ 0x13000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 150e25c <__read_chk@plt+0x14a8e88> │ │ │ │ + bl fe30e1ec <__read_chk@plt+0xfe2a8e18> │ │ │ │ andls r6, r0, #2654208 @ 0x288000 │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ vst3.8 {d18,d20,d22}, [pc :256], ip │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ @ instruction: 0xf111447a │ │ │ │ ldmdals r2, {r0, r3, r4, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmibvs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8dfb1db │ │ │ │ andcs r1, r5, #28, 10 @ 0x7000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl d8e298 <__read_chk@plt+0xd28ec4> │ │ │ │ + bl 1b8e228 <__read_chk@plt+0x1b28e54> │ │ │ │ andls r6, r0, #3702784 @ 0x388000 │ │ │ │ @ instruction: 0xf8df4603 │ │ │ │ vst3.8 {d18,d20,d22}, [pc], ip │ │ │ │ strtmi r4, [r8], -r0, lsr #3 │ │ │ │ @ instruction: 0xf110447a │ │ │ │ ldmdals r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldrbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - bvs fe8e22d4 <__read_chk@plt+0xfe87cf00> │ │ │ │ + bvs fe8e2264 <__read_chk@plt+0xfe87ce90> │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r3, {r1, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfaefb │ │ │ │ strcs sl, [r0], -r0, ror #9 │ │ │ │ ldrbls pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbhi pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r4, [r9], #1274 @ 0x4fa │ │ │ │ andcs r4, r5, #248, 8 @ 0xf8000000 │ │ │ │ andcs r4, r0, r1, asr r6 │ │ │ │ - bl 28e2f0 <__read_chk@plt+0x228f1c> │ │ │ │ + bl 108e280 <__read_chk@plt+0x1028eac> │ │ │ │ strmi r6, [r3], -r2, lsr #21 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ ldmibpl r2, {r3, r5, r9, sl, lr} │ │ │ │ andls r3, r0, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xf110464a │ │ │ │ ldmdals r2, {r0, r1, r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ - bvs fe9a2328 <__read_chk@plt+0xfe93cf54> │ │ │ │ - blcs e6b38 <__read_chk@plt+0x81764> │ │ │ │ + bvs fe9a22b8 <__read_chk@plt+0xfe93cee4> │ │ │ │ + blcs e6ac8 <__read_chk@plt+0x816f4> │ │ │ │ ldrb sp, [r3], r3, ror #3 │ │ │ │ @ instruction: 0xf8df9812 │ │ │ │ ldrbtmi r6, [lr], #-1180 @ 0xfffffb64 │ │ │ │ ldrtmi r6, [r1], -r3, lsl #19 │ │ │ │ @ instruction: 0xf8dd4798 │ │ │ │ @ instruction: 0xf8df8048 │ │ │ │ andcs r1, r5, #144, 8 @ 0x90000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x9018f8d8 │ │ │ │ - b ff80e344 <__read_chk@plt+0xff7a8f70> │ │ │ │ + bl 60e2d4 <__read_chk@plt+0x5a8f00> │ │ │ │ strbmi r4, [r0], -r1, lsl #12 │ │ │ │ stmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdals r2, {r3, r6, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs ff9a2368 <__read_chk@plt+0xff93cf94> │ │ │ │ + bvs ff9a22f8 <__read_chk@plt+0xff93cf24> │ │ │ │ cmnlt r9, r9, lsl r8 │ │ │ │ stmibvs r3, {r1, r4, fp, ip, pc} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ - bvs ff9a237c <__read_chk@plt+0xff93cfa8> │ │ │ │ + bvs ff9a230c <__read_chk@plt+0xff93cf38> │ │ │ │ andne pc, r8, r3, asr r8 @ │ │ │ │ stmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ @ instruction: 0xf8df9812 │ │ │ │ stmibvs r3, {r2, r3, r6, sl, ip} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldmdals r2, {r0, r1, r3, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ strbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - blvs 9a23a4 <__read_chk@plt+0x93cfd0> │ │ │ │ - blcs ea5b4 <__read_chk@plt+0x851e0> │ │ │ │ + blvs 9a2334 <__read_chk@plt+0x93cf60> │ │ │ │ + blcs ea544 <__read_chk@plt+0x85170> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr13, cr15, {1} │ │ │ │ ldrtls pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ stmib sp, {r9, sl, sp}^ │ │ │ │ ldmib sp, {r0, r3, r8, sl, ip, sp, pc}^ │ │ │ │ ldrbtmi fp, [r9], #2059 @ 0x80b │ │ │ │ andcs r9, r5, #1152 @ 0x480 │ │ │ │ andcs r4, r0, r9, asr #12 │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - b fe90e3bc <__read_chk@plt+0xfe8a8fe8> │ │ │ │ + b ff70e34c <__read_chk@plt+0xff6a8f78> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - blvs 9a24b4 <__read_chk@plt+0x93d0e0> │ │ │ │ + blvs 9a2444 <__read_chk@plt+0x93d070> │ │ │ │ @ instruction: 0x1e4b5999 │ │ │ │ svceq 0x0001f813 │ │ │ │ @ instruction: 0xf1a0b318 │ │ │ │ stmdacs r0!, {r0, r3, r9} │ │ │ │ - bcs 1401e8 <__read_chk@plt+0xdae14> │ │ │ │ + bcs 140178 <__read_chk@plt+0xdada4> │ │ │ │ stmdavc r8, {r1, r2, r4, r5, r6, r7, r8, fp, ip, lr, pc} │ │ │ │ cmnlt r0, r0, lsl #10 │ │ │ │ stmdacs sl, {r1, r4, r8, fp, ip, pc} │ │ │ │ streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ strmi fp, [r8], -r3, lsl #30 │ │ │ │ strbmi r6, [r1], -fp, lsl #19 │ │ │ │ ldrmi r6, [r8, fp, lsl #18] │ │ │ │ @@ -109687,64 +109659,64 @@ │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldmibpl fp, {r0, r1, r5, r8, r9, fp, sp, lr} │ │ │ │ bicle r2, sp, r0, lsl #22 │ │ │ │ strlt lr, [r9, #-2525] @ 0xfffff623 │ │ │ │ ldcls 6, cr14, [r2, #-508] @ 0xfffffe04 │ │ │ │ stmdbls r4, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xa018f8d5 │ │ │ │ - b 1c0e424 <__read_chk@plt+0x1ba9050> │ │ │ │ + b fea0e3b4 <__read_chk@plt+0xfe9a8fe0> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ ldmdals r2, {r4, r6, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xe7e44798 │ │ │ │ - blcs eb374 <__read_chk@plt+0x85fa0> │ │ │ │ + blcs eb304 <__read_chk@plt+0x85f30> │ │ │ │ tstphi r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdbpl sp, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dd9f07 │ │ │ │ @ instruction: 0xf8dfa03c │ │ │ │ ldrbtmi r8, [r8], #908 @ 0x38c │ │ │ │ ldmdals r2, {r9, sp} │ │ │ │ @ instruction: 0xf0f24611 │ │ │ │ smlabtcs r0, r5, lr, pc @ │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ - blx ff78c9d8 <__read_chk@plt+0xff727604> │ │ │ │ + blx ff78c968 <__read_chk@plt+0xff727594> │ │ │ │ andsls r4, r3, r1, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldcge 1, cr8, [r6], {77} @ 0x4d │ │ │ │ - bleq 150ca54 <__read_chk@plt+0x14a7680> │ │ │ │ + bleq 150c9e4 <__read_chk@plt+0x14a7610> │ │ │ │ @ instruction: 0xf0874620 │ │ │ │ ldrbmi pc, [r8], -sp, ror #18 @ │ │ │ │ @ instruction: 0xf8f2f0a1 │ │ │ │ - blx feb0c84c <__read_chk@plt+0xfeaa7478> │ │ │ │ + blx feb0c7dc <__read_chk@plt+0xfeaa7408> │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcs CPSR_sc, r3 @ │ │ │ │ strle r0, [r3], #-2000 @ 0xfffff830 │ │ │ │ strle r0, [r1], #-1937 @ 0xfffff86f │ │ │ │ ldrle r0, [r6, #-1874] @ 0xfffff8ae │ │ │ │ ldrbmi r2, [r9], -r0, lsl #4 │ │ │ │ @ instruction: 0xf09aa817 │ │ │ │ - blmi ff44eba8 <__read_chk@plt+0xff3e97d4> │ │ │ │ + blmi ff44eb38 <__read_chk@plt+0xff3e9764> │ │ │ │ ldmpl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r4, lsl #6 │ │ │ │ ldc2l 0, cr15, [r0, #616]! @ 0x268 │ │ │ │ strmi r4, [r1], -sl, asr #23 │ │ │ │ movwls r5, #18683 @ 0x48fb │ │ │ │ @ instruction: 0xf0874618 │ │ │ │ - blls 1cf184 <__read_chk@plt+0x169db0> │ │ │ │ + blls 1cf114 <__read_chk@plt+0x169d40> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ movwcs r1, #640 @ 0x280 │ │ │ │ @ instruction: 0x2601461a │ │ │ │ strls r6, [r0], -r9, asr #16 │ │ │ │ @ instruction: 0xf09a1f08 │ │ │ │ - blmi ff14ea40 <__read_chk@plt+0xff0e966c> │ │ │ │ + blmi ff14e9d0 <__read_chk@plt+0xff0e95fc> │ │ │ │ ldmpl fp!, {r0, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r4, lsl #6 │ │ │ │ - blx fed0c8b4 <__read_chk@plt+0xfeca74e0> │ │ │ │ + blx fed0c844 <__read_chk@plt+0xfeca7470> │ │ │ │ @ instruction: 0x21004bbe │ │ │ │ movwls r5, #18683 @ 0x48fb │ │ │ │ @ instruction: 0xf0874618 │ │ │ │ ldmdbls r2, {r0, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0874650 │ │ │ │ strtmi pc, [r0], -sp, asr #17 │ │ │ │ @ instruction: 0xf0879913 │ │ │ │ @@ -109756,202 +109728,202 @@ │ │ │ │ @ instruction: 0xf934f087 │ │ │ │ ldrbmi fp, [r8], -r4, lsl #7 │ │ │ │ @ instruction: 0xf99ef0a1 │ │ │ │ @ instruction: 0xf0f2a813 │ │ │ │ stmibmi pc!, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - andcs lr, r3, #228, 18 @ 0x390000 │ │ │ │ + andcs lr, r3, #28, 20 @ 0x1c000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r2, [r0], #-5 │ │ │ │ ldc2l 0, cr15, [r2, #964] @ 0x3c4 │ │ │ │ @ instruction: 0xf0f2a812 │ │ │ │ ldmdage r1, {r0, r1, r2, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf918f0a7 │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 1de319c <__read_chk@plt+0x1d7ddc8> │ │ │ │ + blmi 1de312c <__read_chk@plt+0x1d7dd58> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 72a788 <__read_chk@plt+0x6c53b4> │ │ │ │ + blls 72a718 <__read_chk@plt+0x6c5344> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrsblt r8, [fp], -fp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbmi r2, [r1], -r5, lsl #4 │ │ │ │ @ instruction: 0xf0494620 │ │ │ │ @ instruction: 0xf7940404 │ │ │ │ - @ instruction: 0x4632e9b8 │ │ │ │ + @ instruction: 0x4632e9f0 │ │ │ │ tstne r3, #3620864 @ 0x374000 │ │ │ │ strpl lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xff6af7fd │ │ │ │ ldrbmi r4, [r8], -r4, lsl #12 │ │ │ │ streq pc, [r8], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xf95cf0a1 │ │ │ │ @ instruction: 0xf0f2a813 │ │ │ │ vmul.i8 d31, d0, d21 │ │ │ │ addsmi r2, ip, #1476395011 @ 0x58000003 │ │ │ │ svcge 0x004af43f │ │ │ │ stmibmi sp, {r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - @ instruction: 0xf8d4e99c │ │ │ │ + @ instruction: 0xf8d4e9d4 │ │ │ │ strmi r8, [r6], -r4 │ │ │ │ svceq 0x0005f1b8 │ │ │ │ addshi pc, r1, r0 │ │ │ │ svceq 0x0004f1b8 │ │ │ │ stmibmi r6, {r2, r3, r4, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - bmi fe20adc8 <__read_chk@plt+0xfe1a59f4> │ │ │ │ + bmi fe20ae38 <__read_chk@plt+0xfe1a5a64> │ │ │ │ stmib sp, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ vst4.8 {d24-d27}, [pc], r0 │ │ │ │ ldrbtmi r4, [sl], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0xf1104628 │ │ │ │ ldmdals r2, {r0, r2, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r2, r3, r4, r5, r6, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ cdpls 5, 1, cr14, cr2, cr3, {6} │ │ │ │ ldmdbmi fp!, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0x8018f8d6 │ │ │ │ - stmdb lr!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r6!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ ldmdals r2, {r6, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r1, r2, r4, r5, r6, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldmdbmi r5!, {r0, r2, r3, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmdb r0!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrb r4, [r2, #-1539] @ 0xfffff9fd │ │ │ │ ldmdavs r8, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ addcc pc, r0, #208, 16 @ 0xd00000 │ │ │ │ - blcs ea96c <__read_chk@plt+0x85598> │ │ │ │ + blcs ea8fc <__read_chk@plt+0x85528> │ │ │ │ cdpne 13, 6, cr13, cr10, cr12, {3} │ │ │ │ strtcs r2, [sp], -r0, lsl #6 │ │ │ │ - blcs b08810 <__read_chk@plt+0xaa343c> │ │ │ │ + blcs b087a0 <__read_chk@plt+0xaa33cc> │ │ │ │ @ instruction: 0xf802d007 │ │ │ │ movwcc r6, #7937 @ 0x1f01 │ │ │ │ addne pc, r0, #208, 16 @ 0xd00000 │ │ │ │ addsmi r6, r9, #4784128 @ 0x490000 │ │ │ │ andcs sp, r0, #62720 @ 0xf500 │ │ │ │ ldmdals r2, {r1, r3, r5, r6, r7, sl, ip, lr} │ │ │ │ stmibvs r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r1, r5, r6, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ - blls 22b5c8 <__read_chk@plt+0x1c61f4> │ │ │ │ + blls 22b558 <__read_chk@plt+0x1c6184> │ │ │ │ movwls r3, #21249 @ 0x5301 │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ @ instruction: 0xe6d3ad7a │ │ │ │ andcs r4, r5, #1540096 @ 0x178000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb lr!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls 1ca6d8 <__read_chk@plt+0x165304> │ │ │ │ + stmdb r6!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blls 1ca668 <__read_chk@plt+0x165294> │ │ │ │ @ instruction: 0xf10d4651 │ │ │ │ ldmdavs fp, {r6, r9, fp} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf8cd4653 │ │ │ │ stmdbvs sl!, {pc}^ │ │ │ │ - blx 200cd1c <__read_chk@plt+0x1fa7948> │ │ │ │ + blx a0ccac <__read_chk@plt+0x9a78d8> │ │ │ │ @ instruction: 0x46069b10 │ │ │ │ andhi pc, r3, r0, lsl #16 │ │ │ │ - bl 98e6c8 <__read_chk@plt+0x9292f4> │ │ │ │ + bl 178e658 <__read_chk@plt+0x1729284> │ │ │ │ @ instruction: 0x46014652 │ │ │ │ @ instruction: 0xf13c4630 │ │ │ │ - @ instruction: 0xf0a5f911 │ │ │ │ + @ instruction: 0xf0a5f8b9 │ │ │ │ strmi pc, [r1], -r5, lsr #23 │ │ │ │ andcs r9, r3, r8 │ │ │ │ ldc2 0, cr15, [r0], #472 @ 0x1d8 │ │ │ │ stmdals r8, {r5, r6, r7, sl, sp, lr} │ │ │ │ cdp2 0, 10, cr15, cr12, cr5, {5} │ │ │ │ stmdacs r0, {r0, r4, ip, pc} │ │ │ │ stcge 4, cr15, [r2], #508 @ 0x1fc │ │ │ │ ldrbtmi r4, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ stmdbmi r8, {r3, sp, lr, pc}^ │ │ │ │ andcs r4, r0, r2, asr #12 │ │ │ │ @ instruction: 0xf7944479 │ │ │ │ - @ instruction: 0xe770e8fe │ │ │ │ + @ instruction: 0xe770e936 │ │ │ │ ldrbtmi r4, [r9], #-2373 @ 0xfffff6bb │ │ │ │ @ instruction: 0xf7942205 │ │ │ │ - andcs lr, r3, #248, 16 @ 0xf80000 │ │ │ │ + andcs lr, r3, #48, 18 @ 0xc0000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0322005 │ │ │ │ @ instruction: 0xe723ffd9 │ │ │ │ ldrbtmi r4, [r9], #-2368 @ 0xfffff6c0 │ │ │ │ stclvs 7, cr14, [r0], #968 @ 0x3c8 │ │ │ │ ldc2 0, cr15, [lr], {118} @ 0x76 │ │ │ │ ldrbt r9, [ip], #-8 │ │ │ │ ldr r2, [lr, r0, lsl #6] │ │ │ │ - stmda ip!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq lr, r4, r0, lsl #14 │ │ │ │ + stmia r4!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq lr, r4, r0, ror r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq lr, [r4], -r4 │ │ │ │ + eorseq lr, r4, r4, ror #14 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0018e2d2 │ │ │ │ - andseq r5, r8, r0, asr #29 │ │ │ │ - @ instruction: 0x00185eb8 │ │ │ │ - @ instruction: 0x0018e1f0 │ │ │ │ - andseq fp, r7, r6, ror r9 │ │ │ │ - andseq r5, r8, ip, ror lr │ │ │ │ - @ instruction: 0x0018e1b6 │ │ │ │ - andseq fp, r7, r0, lsr r9 │ │ │ │ - andseq r5, r8, r6, lsr lr │ │ │ │ - andseq lr, r8, r6, lsr #3 │ │ │ │ - @ instruction: 0x0018def2 │ │ │ │ + andseq lr, r8, r6, ror #3 │ │ │ │ + @ instruction: 0x00185dd4 │ │ │ │ + andseq r5, r8, ip, asr #27 │ │ │ │ + andseq lr, r8, r4, lsl #2 │ │ │ │ + @ instruction: 0x0017b8be │ │ │ │ + mulseq r8, r0, sp │ │ │ │ + andseq lr, r8, sl, asr #1 │ │ │ │ + andseq fp, r7, r8, ror r8 │ │ │ │ + andseq r5, r8, sl, asr #26 │ │ │ │ + ldrheq lr, [r8], -sl │ │ │ │ + andseq sp, r8, r6, lsl #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r5, r8, r2, asr #27 │ │ │ │ - mulseq r8, sl, r0 │ │ │ │ - andseq fp, r7, ip, ror #16 │ │ │ │ - andseq r5, r8, r2, ror sp │ │ │ │ - andseq lr, r8, sl, rrx │ │ │ │ - andseq fp, r7, r0, lsr r8 │ │ │ │ - andseq r5, r8, r6, lsr sp │ │ │ │ - andseq lr, r8, sl, lsr r0 │ │ │ │ - @ instruction: 0x0017b7f4 │ │ │ │ - @ instruction: 0x00185cfa │ │ │ │ - andseq lr, r8, sl │ │ │ │ - @ instruction: 0x0017b7b8 │ │ │ │ - @ instruction: 0x00185cbe │ │ │ │ - @ instruction: 0x0018dfda │ │ │ │ - andseq fp, r7, ip, ror r7 │ │ │ │ - andseq r5, r8, r2, lsl #25 │ │ │ │ - mulseq r8, ip, pc @ │ │ │ │ - andseq fp, r7, r2, asr #14 │ │ │ │ - andseq r5, r8, ip, asr ip │ │ │ │ - andseq r5, r8, sl, lsl ip │ │ │ │ + @ instruction: 0x00185cd6 │ │ │ │ + andseq sp, r8, lr, lsr #31 │ │ │ │ + @ instruction: 0x0017b7b4 │ │ │ │ + andseq r5, r8, r6, lsl #25 │ │ │ │ andseq sp, r8, lr, ror pc │ │ │ │ - andseq r5, r8, r0, asr #23 │ │ │ │ - @ instruction: 0x00185bb2 │ │ │ │ - andseq lr, sl, sl, lsr #14 │ │ │ │ - andseq sp, r8, r2, ror #29 │ │ │ │ + andseq fp, r7, r8, ror r7 │ │ │ │ + andseq r5, r8, sl, asr #24 │ │ │ │ + andseq sp, r8, lr, asr #30 │ │ │ │ + andseq fp, r7, ip, lsr r7 │ │ │ │ + andseq r5, r8, lr, lsl #24 │ │ │ │ + andseq sp, r8, lr, lsl pc │ │ │ │ + andseq fp, r7, r0, lsl #14 │ │ │ │ + @ instruction: 0x00185bd2 │ │ │ │ + andseq sp, r8, lr, ror #29 │ │ │ │ + andseq fp, r7, r4, asr #13 │ │ │ │ + mulseq r8, r6, fp │ │ │ │ + @ instruction: 0x0018deb0 │ │ │ │ + andseq fp, r7, sl, lsl #13 │ │ │ │ + andseq r5, r8, r0, ror fp │ │ │ │ + andseq r5, r8, lr, lsr #22 │ │ │ │ + mulseq r8, r2, lr │ │ │ │ + @ instruction: 0x00185ad4 │ │ │ │ + andseq r5, r8, r6, asr #21 │ │ │ │ + andseq lr, sl, lr, lsr r6 │ │ │ │ + @ instruction: 0x0018ddf6 │ │ │ │ @ instruction: 0x000013bc │ │ │ │ andeq r0, r0, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - andseq sp, r8, r8, ror #24 │ │ │ │ - eorseq lr, r4, ip, ror #2 │ │ │ │ - andseq sp, r8, ip, asr #24 │ │ │ │ - andseq sp, r8, ip, asr #24 │ │ │ │ - andseq sp, r8, r2, asr #24 │ │ │ │ - andseq r5, r8, r8, lsr r9 │ │ │ │ - @ instruction: 0x0018dbda │ │ │ │ - andseq r5, r8, r4, lsl r9 │ │ │ │ - andseq sp, r8, lr, ror #24 │ │ │ │ - andseq r5, r8, r0, asr #17 │ │ │ │ - andseq sp, r8, sl, lsl #23 │ │ │ │ - @ instruction: 0x0018dabe │ │ │ │ - andseq sp, r8, ip, lsl fp │ │ │ │ - @ instruction: 0x0018dbfa │ │ │ │ - andseq sp, r8, r6, lsr #21 │ │ │ │ + andseq sp, r8, ip, ror fp │ │ │ │ + ldrsbteq lr, [r4], -ip │ │ │ │ + andseq sp, r8, r0, ror #22 │ │ │ │ + andseq sp, r8, r0, ror #22 │ │ │ │ + andseq sp, r8, r6, asr fp │ │ │ │ + andseq r5, r8, ip, asr #16 │ │ │ │ + andseq sp, r8, lr, ror #21 │ │ │ │ + andseq r5, r8, r8, lsr #16 │ │ │ │ + andseq sp, r8, r2, lsl #23 │ │ │ │ + @ instruction: 0x001857d4 │ │ │ │ + mulseq r8, lr, sl │ │ │ │ + @ instruction: 0x0018d9d2 │ │ │ │ + andseq sp, r8, r0, lsr sl │ │ │ │ + andseq sp, r8, lr, lsl #22 │ │ │ │ + @ instruction: 0x0018d9ba │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ strbeq pc, [r0, #2252]! @ 0x8cc @ │ │ │ │ @ instruction: 0x470cf8df │ │ │ │ ldclne 6, cr15, [ip, #692]! @ 0x2b4 │ │ │ │ @ instruction: 0x3708f8df │ │ │ │ @@ -109962,47 +109934,47 @@ │ │ │ │ ldrbtmi r5, [sl], #2275 @ 0x8e3 │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f39f4 │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ eorsvs r0, fp, r0, lsl #6 │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ bicshi pc, r8, r0, asr #32 │ │ │ │ - bvc 2e2234 <__read_chk@plt+0x27ce60> │ │ │ │ + bvc 2e21c4 <__read_chk@plt+0x27cdf0> │ │ │ │ ldrmi r4, [r1], ip, lsl #12 │ │ │ │ ldrbtle r0, [r4], #-1987 @ 0xfffff83d │ │ │ │ subeq pc, r3, r0, asr #7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0108081 │ │ │ │ @ instruction: 0xf0000b02 │ │ │ │ @ instruction: 0xf8df820e │ │ │ │ @ instruction: 0xf85a36c4 │ │ │ │ movwls r3, #32771 @ 0x8003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldreq r2, [r1, r7, lsr #2] │ │ │ │ @ instruction: 0xf019d403 │ │ │ │ @ instruction: 0xf0000908 │ │ │ │ - blge 4b144c <__read_chk@plt+0x44c078> │ │ │ │ - bvc ffc8de94 <__read_chk@plt+0xffc28ac0> │ │ │ │ + blge 4b13dc <__read_chk@plt+0x44c008> │ │ │ │ + bvc ffc8de24 <__read_chk@plt+0xffc28a50> │ │ │ │ vmin.s8 d4, d13, d9 │ │ │ │ movwls r5, #31684 @ 0x7bc4 │ │ │ │ @ instruction: 0xf88a2300 │ │ │ │ andvc r3, fp, r0 │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ @ instruction: 0xf1000713 │ │ │ │ - bvc 9b0c9c <__read_chk@plt+0x94b8c8> │ │ │ │ + bvc 9b0c2c <__read_chk@plt+0x94b858> │ │ │ │ movteq pc, #13251 @ 0x33c3 @ │ │ │ │ @ instruction: 0xf1400758 │ │ │ │ stmdavs r2!, {r1, r7, pc}^ │ │ │ │ vst1.16 {d20-d22}, [pc], r3 │ │ │ │ @ instruction: 0x4650717a │ │ │ │ @ instruction: 0xffacf0c5 │ │ │ │ @ instruction: 0xf8d36863 │ │ │ │ strbmi r9, [r8], -r4 │ │ │ │ - b 48e8f0 <__read_chk@plt+0x42951c> │ │ │ │ + b 128e880 <__read_chk@plt+0x12294ac> │ │ │ │ vadd.i8 d2, d0, d12 │ │ │ │ @ instruction: 0xf8df826d │ │ │ │ ldrbtmi r2, [sl], #-1628 @ 0xfffff9a4 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc r9, {r2, r4, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @@ -110015,37 +109987,37 @@ │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ ldmibeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ smlabtcs r2, sp, r9, lr │ │ │ │ ldrmi r4, [r9], -r8, asr #12 │ │ │ │ @ instruction: 0xf7942201 │ │ │ │ - @ instruction: 0x4648e9f2 │ │ │ │ + strbmi lr, [r8], -sl, lsr #20 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r2, [fp], -lr, ror #2 │ │ │ │ @ instruction: 0xf8cd464a │ │ │ │ @ instruction: 0xf00f9000 │ │ │ │ stmdacs lr!, {r0, r1, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4648d13f │ │ │ │ @ instruction: 0xffcef0ae │ │ │ │ stmdavs sl, {r0, r1, r2, r4, r7, r8, sp, lr, pc}^ │ │ │ │ andeq pc, r0, r6, ror #6 │ │ │ │ ldmdahi r0, {r3, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf0c66851 │ │ │ │ - bvc 9d0218 <__read_chk@plt+0x96ae44> │ │ │ │ + bvc 9d01a8 <__read_chk@plt+0x96add4> │ │ │ │ andeq pc, pc, r0 │ │ │ │ movteq pc, #17248 @ 0x4360 @ │ │ │ │ stmdacs r0, {r0, r1, r5, r9, ip, sp, lr} │ │ │ │ svcge 0x007ff47f │ │ │ │ ldmdahi fp, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ vqdmulh.s d2, d0, d4 │ │ │ │ @ instruction: 0xf8df816c │ │ │ │ andcs r1, r5, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - stmdavs r3!, {r1, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r1, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ ldmdahi r8, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf84cf0c6 │ │ │ │ strmi r6, [r4], -r3, ror #16 │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {2} │ │ │ │ rsbhi pc, sp, #0 │ │ │ │ ldrvc pc, [r4, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf019447f │ │ │ │ @@ -110058,47 +110030,47 @@ │ │ │ │ strls r7, [r0], #-1537 @ 0xfffff9ff │ │ │ │ stc2 0, cr15, [r6], {241} @ 0xf1 │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r6, r8, sp, lr, pc}^ │ │ │ │ ldmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c68818 │ │ │ │ rsbscs pc, pc, #2818048 @ 0x2b0000 │ │ │ │ strbmi r4, [r8], -r1, lsl #12 │ │ │ │ - b fe28e9f0 <__read_chk@plt+0xfe22961c> │ │ │ │ + b ff08e980 <__read_chk@plt+0xff0295ac> │ │ │ │ @ instruction: 0xf04f6863 │ │ │ │ @ instruction: 0xf8890200 │ │ │ │ movwls r2, #24703 @ 0x607f │ │ │ │ mvnslt r6, fp, asr r8 │ │ │ │ @ instruction: 0xf7944648 │ │ │ │ - @ instruction: 0xf8dfe984 │ │ │ │ + @ instruction: 0xf8dfe9bc │ │ │ │ @ instruction: 0xf1c01568 │ │ │ │ orrcs r0, r0, #-268435449 @ 0xf0000007 │ │ │ │ @ instruction: 0x46484479 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr4, cr3, {4} │ │ │ │ + mcr 7, 2, pc, cr12, cr3, {4} @ │ │ │ │ @ instruction: 0xf04f4648 │ │ │ │ @ instruction: 0xf8890200 │ │ │ │ @ instruction: 0xf794207f │ │ │ │ - blls 28b1a8 <__read_chk@plt+0x225dd4> │ │ │ │ + blls 28b218 <__read_chk@plt+0x225e44> │ │ │ │ rsbseq pc, pc, #192, 2 @ 0x30 │ │ │ │ ldmdavs r9, {r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7932380 │ │ │ │ - @ instruction: 0xf04fee06 │ │ │ │ + @ instruction: 0xf04fee3e │ │ │ │ @ instruction: 0xf8890200 │ │ │ │ @ instruction: 0xf89a207f │ │ │ │ - blcs dcbf4 <__read_chk@plt+0x77820> │ │ │ │ + blcs dcb84 <__read_chk@plt+0x777b0> │ │ │ │ msrhi CPSR_sxc, r0 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0c74649 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, r6, r0 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0x801cf8dd │ │ │ │ @ instruction: 0x4640221f │ │ │ │ - b 138ea68 <__read_chk@plt+0x1329694> │ │ │ │ + b fe18e9f8 <__read_chk@plt+0xfe129624> │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ - blge 45cc9c <__read_chk@plt+0x3f78c8> │ │ │ │ + blge 45cc2c <__read_chk@plt+0x3f7858> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46194650 │ │ │ │ @ instruction: 0xf8c39306 │ │ │ │ @ instruction: 0xf0c79000 │ │ │ │ smlawblt r8, fp, sl, pc @ │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x00884553 │ │ │ │ @@ -110108,66 +110080,66 @@ │ │ │ │ mrshi pc, (UNDEF: 67) @ │ │ │ │ vsubl.s8 q9, d0, d13 │ │ │ │ strtmi r0, [r0], r4, lsl #4 │ │ │ │ eorge pc, r4, sp, asr #17 │ │ │ │ ldrmi r4, [r1], ip, asr #12 │ │ │ │ stccs 0, cr14, [sl], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0x3c2bd917 │ │ │ │ - blx b3d7f8 <__read_chk@plt+0xad8424> │ │ │ │ + blx b3d788 <__read_chk@plt+0xad83b4> │ │ │ │ strbeq pc, [r3, r4, lsl #8]! @ │ │ │ │ @ instruction: 0xf81ad511 │ │ │ │ stccs 15, cr4, [r0], {1} │ │ │ │ msrhi CPSR_fx, r0 │ │ │ │ strle r0, [sl], #-1569 @ 0xfffff9df │ │ │ │ - svc 0x00fcf793 │ │ │ │ + ldmda r4!, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8326802 │ │ │ │ @ instruction: 0x07122014 │ │ │ │ ldccs 4, cr13, [sp], #-964 @ 0xfffffc3c │ │ │ │ mrrccs 9, 14, sp, pc, cr7 @ │ │ │ │ strbmi sp, [r4], -sp, ror #1 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ stmdavs r3!, {r0, r1, r7, r8, fp, ip, sp, pc}^ │ │ │ │ - blcs eae0c <__read_chk@plt+0x85a38> │ │ │ │ + blcs ead9c <__read_chk@plt+0x859c8> │ │ │ │ bichi pc, r1, r0 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ ldrbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ ldrmi r4, [r9], -lr, lsr #6 │ │ │ │ - stmdb ip, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7944658 │ │ │ │ - @ instruction: 0x4659e8fe │ │ │ │ - bls 29acec <__read_chk@plt+0x235918> │ │ │ │ + @ instruction: 0x4659e936 │ │ │ │ + bls 29ac7c <__read_chk@plt+0x2358a8> │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ @ instruction: 0x232dbf84 │ │ │ │ andcc pc, r9, fp, lsr #17 │ │ │ │ cdp2 1, 15, cr15, cr10, cr14, {0} │ │ │ │ eorsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10d815e │ │ │ │ andcs r0, sl, #52, 18 @ 0xd0000 │ │ │ │ @ instruction: 0xf0f12002 │ │ │ │ @ instruction: 0xf8c9ff6b │ │ │ │ stmdacs r0, {} @ │ │ │ │ @ instruction: 0x81b5f000 │ │ │ │ mrrcvs 8, 6, r6, sl, cr3 │ │ │ │ teqlt r2, #153092096 @ 0x9200000 │ │ │ │ - blcs ead90 <__read_chk@plt+0x859bc> │ │ │ │ + blcs ead20 <__read_chk@plt+0x8594c> │ │ │ │ orrshi pc, sp, r0 │ │ │ │ ldrcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ smlabtcc r2, sp, r9, lr │ │ │ │ - beq ff80d150 <__read_chk@plt+0xff7a7d7c> │ │ │ │ + beq ff80d0e0 <__read_chk@plt+0xff7a7d0c> │ │ │ │ ldrcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andls r4, r4, #80, 12 @ 0x5000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ andls r2, r1, #128, 6 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - ldm r0, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8, {r2, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r9, r0, #8, 22 @ 0x2000 │ │ │ │ cmppcs fp, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ stmdavs r2!, {r4, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf7fc10bc │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdahi fp, {r1, r7, r9, sl, lr} │ │ │ │ @@ -110188,282 +110160,282 @@ │ │ │ │ @ instruction: 0xf0860000 │ │ │ │ @ instruction: 0xf1bafdd3 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0x464880bb │ │ │ │ mrc2 0, 0, pc, cr6, cr1, {7} │ │ │ │ @ instruction: 0xf1b86838 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi ff9b1034 <__read_chk@plt+0xff94bc60> │ │ │ │ + blmi ff9b0fc4 <__read_chk@plt+0xff94bbf0> │ │ │ │ andls r2, r1, r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ @ instruction: 0xf0f18000 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ suble r2, r0, r0, lsl #16 │ │ │ │ - blx 150d200 <__read_chk@plt+0x14a7e2c> │ │ │ │ + blx 150d190 <__read_chk@plt+0x14a7dbc> │ │ │ │ @ instruction: 0xf1184638 │ │ │ │ - eors pc, sl, r7, lsr pc @ │ │ │ │ + ldrsbt pc, [sl], -pc @ │ │ │ │ @ instruction: 0xf8e0f7fd │ │ │ │ - bmi ff7225ec <__read_chk@plt+0xff6bd218> │ │ │ │ + bmi ff72257c <__read_chk@plt+0xff6bd1a8> │ │ │ │ ldrbtmi r4, [sl], #-3016 @ 0xfffff438 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmibcc r4!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrtmi r8, [r0], -r2, lsl #3 │ │ │ │ ldclne 6, cr15, [ip, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strbmi r9, [r9], -r7, lsl #16 │ │ │ │ stc2 0, cr15, [lr], {199} @ 0xc7 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8d8af0e │ │ │ │ stmdbcs r0, {ip} │ │ │ │ svcge 0x0009f43f │ │ │ │ - blcs eee3c <__read_chk@plt+0x89a68> │ │ │ │ + blcs eedcc <__read_chk@plt+0x899f8> │ │ │ │ svcge 0x0005f43f │ │ │ │ stmibmi r9, {r1, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - mcr 7, 2, pc, cr6, cr3, {4} @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr14, cr3, {4} │ │ │ │ stclmi 8, cr6, [r7], {97} @ 0x61 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ stmdbcs fp, {r0, r3, r6, fp, pc} │ │ │ │ andeq pc, r4, sl, asr r8 @ │ │ │ │ ldrmi fp, [r1], -r8, lsr #30 │ │ │ │ eormi pc, r1, r0, asr r8 @ │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0f19400 │ │ │ │ strcs pc, [r1], -fp, lsr #20 │ │ │ │ - bls 28ad5c <__read_chk@plt+0x225988> │ │ │ │ + bls 28acec <__read_chk@plt+0x225918> │ │ │ │ vst1.16 {d20-d22}, [pc], r3 │ │ │ │ @ instruction: 0x4650717a │ │ │ │ stc2l 0, cr15, [ip, #788] @ 0x314 │ │ │ │ stmdavs r2!, {r4, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ - blcs 132ea8 <__read_chk@plt+0xcdad4> │ │ │ │ - blcs 1c4fc8 <__read_chk@plt+0x15fbf4> │ │ │ │ - blcs 100ac4 <__read_chk@plt+0x9b6f0> │ │ │ │ + blcs 132e38 <__read_chk@plt+0xcda64> │ │ │ │ + blcs 1c4f58 <__read_chk@plt+0x15fb84> │ │ │ │ + blcs 100a54 <__read_chk@plt+0x9b680> │ │ │ │ ldmdavs r0, {r0, r2, r5, r6, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmibmi r5!, {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, r9, r0 │ │ │ │ ldmdahi r3, {r1, r5, r6, fp, sp, lr} │ │ │ │ cmple r6, r0, lsl #22 │ │ │ │ asrlt r6, r0, r8 │ │ │ │ ldrbtmi r4, [r9], #-2479 @ 0xfffff651 │ │ │ │ @ instruction: 0xf928f10d │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r2!, {r2, r3, r4, r6, r7, pc}^ │ │ │ │ - blcs f2ee8 <__read_chk@plt+0x8db14> │ │ │ │ + blcs f2e78 <__read_chk@plt+0x8daa4> │ │ │ │ ldmdavs r0, {r0, r3, r6, r8, ip, lr, pc}^ │ │ │ │ stmibmi sl!, {r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ tstphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdahi r3, {r1, r5, r6, fp, sp, lr} │ │ │ │ teqle ip, r0, lsl #22 │ │ │ │ ldrbcs pc, [r6, r0, asr #4] @ │ │ │ │ strtmi r4, [r1], -sl, asr #12 │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ adcsmi pc, r8, #55040 @ 0xd700 │ │ │ │ ldrsht sp, [r5], -r8 │ │ │ │ ldrdge pc, [r4], -sp @ │ │ │ │ - blmi fe8a27e4 <__read_chk@plt+0xfe83d410> │ │ │ │ + blmi fe8a2774 <__read_chk@plt+0xfe83d3a0> │ │ │ │ ldrbmi r2, [r8], -r1, lsl #4 │ │ │ │ andge pc, r4, sp, asr #17 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ msrmi CPSR_fsx, #64, 4 │ │ │ │ - @ instruction: 0xf7934619 │ │ │ │ - @ instruction: 0xe6d3eff6 │ │ │ │ + @ instruction: 0xf7944619 │ │ │ │ + ldrb lr, [r3], lr, lsr #16 │ │ │ │ stmdavs r1!, {r1, r5, r9, fp, ip, sp, lr}^ │ │ │ │ subeq pc, r3, #134217731 @ 0x8000003 │ │ │ │ andeq pc, r4, #2 │ │ │ │ - blx ff80eef0 <__read_chk@plt+0xff7a9b1c> │ │ │ │ - blcs eafec <__read_chk@plt+0x85c18> │ │ │ │ + blx ff80ee80 <__read_chk@plt+0xff7a9aac> │ │ │ │ + blcs eaf7c <__read_chk@plt+0x85ba8> │ │ │ │ svcge 0x0067f43f │ │ │ │ @ instruction: 0xf1184638 │ │ │ │ - @ instruction: 0xe762fe97 │ │ │ │ + @ instruction: 0xe762fe3f │ │ │ │ @ instruction: 0xf7b34628 │ │ │ │ - smlsld pc, r0, fp, lr @ │ │ │ │ + smlsld pc, r0, r9, lr @ │ │ │ │ movslt r6, #80, 16 @ 0x500000 │ │ │ │ ldrbtmi r4, [r9], #-2446 @ 0xfffff672 │ │ │ │ @ instruction: 0xf8e0f10d │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ strbmi r8, [sl], -r2, asr #1 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ ldc2 7, cr15, [r2, #1016] @ 0x3f8 │ │ │ │ - blcs 188f3c <__read_chk@plt+0x123b68> │ │ │ │ + blcs 188ecc <__read_chk@plt+0x123af8> │ │ │ │ sbchi pc, r9, r0 │ │ │ │ @ instruction: 0xf85a4b71 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ stmibmi r1, {r0, r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - strbmi lr, [fp], -r8, lsr #27 │ │ │ │ + strbmi lr, [fp], -r0, ror #27 │ │ │ │ cmncs r9, sl, asr #12 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf83cf00f │ │ │ │ @ instruction: 0xf43f286e │ │ │ │ - blls 2fc6a4 <__read_chk@plt+0x2972d0> │ │ │ │ + blls 2fc634 <__read_chk@plt+0x297260> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ strb r2, [ip, #-295]! @ 0xfffffed9 │ │ │ │ ldrbtmi r4, [sl], #-2678 @ 0xfffff58a │ │ │ │ ldmdbmi r6!, {r1, r4, r7, r8, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [lr, #588] @ 0x24c │ │ │ │ + stcl 7, cr15, [r6, #588] @ 0x24c │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ ldc2l 0, cr15, [r0], #-200 @ 0xffffff38 │ │ │ │ ldmdbmi r1!, {r2, r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [r2, #588] @ 0x24c │ │ │ │ + ldc 7, cr15, [sl, #588]! @ 0x24c │ │ │ │ @ instruction: 0xf7944604 │ │ │ │ - stmdavs r0, {r1, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r3, r5, r7, fp, sp, lr, pc} │ │ │ │ ldc2 1, cr15, [r8], {13} │ │ │ │ strmi r2, [r5], -r5, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ strls r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf96af0f1 │ │ │ │ - blls 30acbc <__read_chk@plt+0x2a58e8> │ │ │ │ + blls 30ac4c <__read_chk@plt+0x2a5878> │ │ │ │ ldmdavs fp, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ @ instruction: 0xf12b6962 │ │ │ │ - pkhtbmi pc, r3, r1, asr #25 @ │ │ │ │ + sxtab16mi pc, r3, r9, ror #24 @ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r0, {r1, r3, r4, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dfaeb4 │ │ │ │ ldrbtmi r8, [r8], #376 @ 0x178 │ │ │ │ stmdbvs fp, {r1, r3, sp, lr, pc} │ │ │ │ - bleq 14d428 <__read_chk@plt+0xe8054> │ │ │ │ + bleq 14d3b8 <__read_chk@plt+0xe7fe4> │ │ │ │ @ instruction: 0xf89b4798 │ │ │ │ @ instruction: 0xf8d90000 │ │ │ │ stmdacs r0, {ip} │ │ │ │ mcrge 4, 5, pc, cr5, cr15, {1} @ │ │ │ │ mvnsle r2, sp, lsl #16 │ │ │ │ mulcc r1, fp, r8 │ │ │ │ mvnle r2, sl, lsl #22 │ │ │ │ strmi r6, [r8], -fp, lsl #19 │ │ │ │ @ instruction: 0xf10b4641 │ │ │ │ ldrmi r0, [r8, r2, lsl #22] │ │ │ │ - blmi 154afd4 <__read_chk@plt+0x14e5c00> │ │ │ │ + blmi 154af64 <__read_chk@plt+0x14e5b90> │ │ │ │ @ instruction: 0xe63b447b │ │ │ │ andcs r4, r5, #80, 18 @ 0x140000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [sl, #-588]! @ 0xfffffdb4 │ │ │ │ + ldcl 7, cr15, [r2, #-588]! @ 0xfffffdb4 │ │ │ │ svcmi 0x004ee59c │ │ │ │ @ instruction: 0x463e447f │ │ │ │ - blmi 144a688 <__read_chk@plt+0x13e52b4> │ │ │ │ + blmi 144a618 <__read_chk@plt+0x13e5244> │ │ │ │ stmdbvs r1!, {r0, r2, r3, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ strbmi lr, [sl], -r2, ror #12 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ mrc2 7, 3, pc, cr2, cr14, {7} │ │ │ │ - blcs 10ae14 <__read_chk@plt+0xa5a40> │ │ │ │ + blcs 10ada4 <__read_chk@plt+0xa59d0> │ │ │ │ svcge 0x0029f43f │ │ │ │ stmdbmi r7, {r1, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [r0, #-588]! @ 0xfffffdb4 │ │ │ │ + ldcl 7, cr15, [r8, #-588] @ 0xfffffdb4 │ │ │ │ @ instruction: 0xf7944604 │ │ │ │ - stmdavs r0, {r4, fp, sp, lr, pc} │ │ │ │ - blx fee8d4ae <__read_chk@plt+0xfee280da> │ │ │ │ + stmdavs r0, {r3, r6, fp, sp, lr, pc} │ │ │ │ + blx fee8d43e <__read_chk@plt+0xfee2806a> │ │ │ │ andcs r6, r5, #3735552 @ 0x390000 │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ ldrmi r4, [r0], -r3, lsr #12 │ │ │ │ @ instruction: 0xf0f12103 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe6d6ae97 │ │ │ │ ldmdami ip!, {r0, r1, r3, r4, r5, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - blmi fca4f8 <__read_chk@plt+0xf65124> │ │ │ │ + blmi fca488 <__read_chk@plt+0xf650b4> │ │ │ │ ldrbtmi r4, [fp], #-2363 @ 0xfffff6c5 │ │ │ │ @ instruction: 0x46184479 │ │ │ │ ldmdbmi sl!, {r4, r8, sl, sp, lr, pc} │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - stmdavs r1!, {r2, r3, r4, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r1!, {r2, r4, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #3145728 @ 0x300000 │ │ │ │ stmdavs r9, {r2, sp}^ │ │ │ │ mrscs r9, (UNDEF: 19) │ │ │ │ @ instruction: 0xf8e8f0f1 │ │ │ │ vaba.s8 d30, d0, d22 │ │ │ │ @ instruction: 0x464a27d6 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ stc2 7, cr15, [lr], {254} @ 0xfe │ │ │ │ ldrhtle r4, [r8], #40 @ 0x28 │ │ │ │ strbmi lr, [sl], -ip, lsr #14 │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf83ef7ff │ │ │ │ @ instruction: 0xf793e724 │ │ │ │ - svclt 0x0000ec66 │ │ │ │ - mlaseq r4, r2, lr, sp │ │ │ │ + svclt 0x0000ec9e │ │ │ │ + eorseq sp, r4, r2, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r4, r2, lsl #29 │ │ │ │ + ldrshteq sp, [r4], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mlaeq sp, r6, lr, sl │ │ │ │ - eoreq sl, sp, sl, ror lr │ │ │ │ - andseq sp, r8, ip, asr #20 │ │ │ │ - andseq sp, r8, ip, lsr fp │ │ │ │ - andseq sp, r8, r4, lsl #20 │ │ │ │ - eoreq r3, sp, r0, lsl r2 │ │ │ │ - eoreq sl, sp, lr, asr #27 │ │ │ │ - strhteq r3, [sp], -r4 │ │ │ │ - mulseq r8, r2, r9 │ │ │ │ - andseq r8, r9, r8, asr #17 │ │ │ │ - eoreq sl, sp, lr, lsr #24 │ │ │ │ - andseq ip, r8, r8, asr pc │ │ │ │ - andseq ip, r8, r0, ror #29 │ │ │ │ - eorseq sp, r4, lr, lsr #21 │ │ │ │ - andseq sp, r8, sl, ror #14 │ │ │ │ + mlaeq sp, sl, sp, sl │ │ │ │ + eoreq sl, sp, lr, ror sp │ │ │ │ + andseq sp, r8, r0, ror #18 │ │ │ │ + andseq sp, r8, r0, asr sl │ │ │ │ + andseq sp, r8, r8, lsl r9 │ │ │ │ + eoreq r3, sp, r4, lsl r1 │ │ │ │ + ldrdeq sl, [sp], -r2 @ │ │ │ │ + strhteq r3, [sp], -r8 │ │ │ │ + andseq sp, r8, r6, lsr #17 │ │ │ │ + @ instruction: 0x001987dc │ │ │ │ + eoreq sl, sp, r2, lsr fp │ │ │ │ + andseq ip, r8, ip, ror #28 │ │ │ │ + @ instruction: 0x0018cdf4 │ │ │ │ + eorseq sp, r4, lr, lsl fp │ │ │ │ + andseq sp, r8, lr, ror r6 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ - andseq ip, r7, r8, lsr #14 │ │ │ │ - andseq fp, r8, sl, lsl #19 │ │ │ │ - andseq sp, r8, ip, asr #14 │ │ │ │ - andseq sp, r8, r4, ror #14 │ │ │ │ - @ instruction: 0x0018b8f2 │ │ │ │ - andseq sp, r8, r4, lsr #13 │ │ │ │ - andseq r5, sp, lr, asr #26 │ │ │ │ - andseq sp, r8, lr, lsr r6 │ │ │ │ - mulseq r8, r2, ip │ │ │ │ - ldrdeq r8, [sp], -lr @ │ │ │ │ - eoreq ip, r8, r0, ror #2 │ │ │ │ - andseq sp, r8, r6, asr #10 │ │ │ │ - eoreq sl, sp, r4, lsl #18 │ │ │ │ - andseq ip, r8, r0, asr #22 │ │ │ │ - strdeq sl, [sp], -r6 @ │ │ │ │ - @ instruction: 0x0018cbf6 │ │ │ │ - mulseq r8, r0, r4 │ │ │ │ - andseq r8, sl, lr, ror #7 │ │ │ │ - mlaeq sp, lr, r8, sl │ │ │ │ - andseq sp, r8, r0, ror r4 │ │ │ │ - @ instruction: 0x0018d4fc │ │ │ │ + andseq ip, r7, r0, ror r6 │ │ │ │ + mulseq r8, lr, r8 │ │ │ │ + andseq sp, r8, r0, ror #12 │ │ │ │ + andseq sp, r8, r8, ror r6 │ │ │ │ + andseq fp, r8, r6, lsl #16 │ │ │ │ + @ instruction: 0x0018d5b8 │ │ │ │ + andseq r5, sp, r2, ror #24 │ │ │ │ + andseq sp, r8, r2, asr r5 │ │ │ │ + andseq ip, r8, r6, lsr #23 │ │ │ │ + eoreq r8, sp, r2, ror #25 │ │ │ │ + eoreq ip, r8, r4, ror r0 │ │ │ │ + andseq sp, r8, sl, asr r4 │ │ │ │ + eoreq sl, sp, r8, lsl #16 │ │ │ │ + andseq ip, r8, r4, asr sl │ │ │ │ + strdeq sl, [sp], -sl @ │ │ │ │ + andseq ip, r8, sl, lsl #22 │ │ │ │ + andseq sp, r8, r4, lsr #7 │ │ │ │ + andseq r8, sl, r2, lsl #6 │ │ │ │ + eoreq sl, sp, r2, lsr #15 │ │ │ │ + andseq sp, r8, r4, lsl #7 │ │ │ │ + andseq sp, r8, r0, lsl r4 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ svclt 0x00e4f7fe │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq feb0f4e0 <__read_chk@plt+0xfeaaa10c> │ │ │ │ + beq feb0f470 <__read_chk@plt+0xfeaaa09c> │ │ │ │ ldrcs pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ ldcpl 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ strcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r4, [sl], #-1550 @ 0xfffff9f2 │ │ │ │ strls pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f352c │ │ │ │ - bvc 391dd4 <__read_chk@plt+0x32ca00> │ │ │ │ + bvc 391d64 <__read_chk@plt+0x32c990> │ │ │ │ @ instruction: 0xf10007da │ │ │ │ stcge 1, cr8, [sl], {220} @ 0xdc │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0f12001 │ │ │ │ eorvs pc, r0, pc, ror #25 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df825d │ │ │ │ @@ -110519,15 +110491,15 @@ │ │ │ │ ldrtcs pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r4, #1592 @ 0x638 │ │ │ │ @ instruction: 0xf110447a │ │ │ │ stmdavs r0!, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ ldmdavs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ ldmdahi fp, {r5, fp, sp, lr}^ │ │ │ │ - blcs 32b8dc <__read_chk@plt+0x2c6508> │ │ │ │ + blcs 32b86c <__read_chk@plt+0x2c6498> │ │ │ │ @ instruction: 0xf8dfd959 │ │ │ │ ldrbtmi r1, [r9], #-1056 @ 0xfffffbe0 │ │ │ │ stmdavs r0!, {r4, r7, r8, r9, sl, lr} │ │ │ │ ldrne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ stmibvs r3, {r0, r1, r3, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldmvs r8, {r0, r1, r4, r5, r6, fp, sp, lr} │ │ │ │ @@ -110541,25 +110513,25 @@ │ │ │ │ mvnslt pc, #14614528 @ 0xdf0000 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0xf110a3f4 │ │ │ │ stmdavs r0!, {r0, r1, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #1593 @ 0x639 │ │ │ │ stmibvs r3, {r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - blmi fff2318c <__read_chk@plt+0xffebddb8> │ │ │ │ + blmi fff2311c <__read_chk@plt+0xffebdd48> │ │ │ │ strbmi r9, [r6], -r5, lsl #12 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r8], r6, lsl #14 │ │ │ │ stmdavs r0!, {r0, r2, r4, sp, lr, pc} │ │ │ │ stmdavs r9!, {r0, r9, sl, ip, sp} │ │ │ │ smlabbcc r8, r3, r9, r6 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ stmdavs fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - bvs fe72b3d4 <__read_chk@plt+0xfe6c6000> │ │ │ │ + bvs fe72b364 <__read_chk@plt+0xfe6c5f90> │ │ │ │ stmdbcs r0, {r0, r1, r7, r8, fp, sp, lr} │ │ │ │ ldrbmi fp, [r1], -r8, lsl #30 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ stmdavs r8!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [r2, #908]! @ 0x38c │ │ │ │ mcrcs 1, 0, fp, cr0, cr8, {4} │ │ │ │ @@ -110573,21 +110545,21 @@ │ │ │ │ andne pc, r1, r9, asr r8 @ │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ strtmi lr, [r8], -r2, lsr #15 │ │ │ │ ldmib sp, {r0, r1, r2, r8, r9, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0e36905 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ tstlt sl, sl, lsl r9 │ │ │ │ - bcs ef3f4 <__read_chk@plt+0x8a020> │ │ │ │ + bcs ef384 <__read_chk@plt+0x89fb0> │ │ │ │ tstphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blcs eb920 <__read_chk@plt+0x8654c> │ │ │ │ - bmi ff705504 <__read_chk@plt+0xff6a0130> │ │ │ │ + blcs eb8b0 <__read_chk@plt+0x864dc> │ │ │ │ + bmi ff705494 <__read_chk@plt+0xff6a00c0> │ │ │ │ cmncs r4, r0, lsl r3 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ - bmi ff675bc8 <__read_chk@plt+0xff6107f4> │ │ │ │ + bmi ff675b58 <__read_chk@plt+0xff610784> │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xf844f110 │ │ │ │ ldrtmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdavs r0!, {r0, r1, r4, r5, r6, fp, sp, lr} │ │ │ │ stmibvs r3, {r0, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @@ -110608,90 +110580,90 @@ │ │ │ │ @ instruction: 0x4601fc35 │ │ │ │ @ instruction: 0x47b04638 │ │ │ │ stmdavs r9!, {r5, fp, sp, lr} │ │ │ │ smlabbcc r8, r3, r9, r6 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ stmdavs sl!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - bvs fe52b4b8 <__read_chk@plt+0xfe4c60e4> │ │ │ │ + bvs fe52b448 <__read_chk@plt+0xfe4c6074> │ │ │ │ stmdbcs r0, {r0, r1, r7, r8, fp, sp, lr} │ │ │ │ ldrbmi fp, [r1], -r8, lsl #30 │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r6, r9, sl, lr} │ │ │ │ stmdavs r8!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r0, #-908] @ 0xfffffc74 │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ ldmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0e36704 │ │ │ │ - bmi fee108dc <__read_chk@plt+0xfedab508> │ │ │ │ + bmi fee1086c <__read_chk@plt+0xfedab498> │ │ │ │ cmncs r4, r0, lsl r3 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ - bmi fed75c70 <__read_chk@plt+0xfed1089c> │ │ │ │ + bmi fed75c00 <__read_chk@plt+0xfed1082c> │ │ │ │ ldrbtmi r4, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xfff0f10f │ │ │ │ ldrtmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdavs r5!, {r0, r1, r4, r5, r6, fp, sp, lr} │ │ │ │ mrrcvs 8, 5, r8, r8, cr10 @ │ │ │ │ @ instruction: 0xf8d52a03 │ │ │ │ svclt 0x00048018 │ │ │ │ subeq lr, r0, r0, lsl #22 │ │ │ │ @ instruction: 0xf1110880 │ │ │ │ @ instruction: 0x4601f877 │ │ │ │ strbmi r4, [r0, r8, lsr #12] │ │ │ │ stmibmi r6!, {r5, fp, sp, lr} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - bmi fea23308 <__read_chk@plt+0xfe9bdf34> │ │ │ │ + bmi fea23298 <__read_chk@plt+0xfe9bdec4> │ │ │ │ cmncs r4, r0, lsl r3 │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ ldrtmi r4, [r8], -r3, lsr #21 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xffccf10f │ │ │ │ ldrtmi r6, [r9], -r0, lsr #16 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf0137a33 │ │ │ │ cmple r9, lr, lsl pc │ │ │ │ ldmibmi sp, {r5, fp, sp, lr} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ ldmdavs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ ldmdahi sl, {r5, fp, sp, lr}^ │ │ │ │ - bcs 1ebaec <__read_chk@plt+0x186718> │ │ │ │ + bcs 1eba7c <__read_chk@plt+0x1866a8> │ │ │ │ ldmibmi r9, {r0, r1, r2, r5, r6, fp, ip, lr, pc} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldcge 8, cr6, [r0, #-128] @ 0xffffff80 │ │ │ │ stmibvs r3, {r0, r1, r2, r4, r7, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7924628 │ │ │ │ - stmdavs r0!, {r1, r2, r3, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xffb6f0f1 │ │ │ │ movwcs r4, #6546 @ 0x1992 │ │ │ │ - blmi fe5696b8 <__read_chk@plt+0xfe5042e4> │ │ │ │ + blmi fe569648 <__read_chk@plt+0xfe504274> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcs r6, r0, r8, lsr #32 │ │ │ │ adcvs r4, fp, fp, ror r4 │ │ │ │ - b ff30f368 <__read_chk@plt+0xff2a9f94> │ │ │ │ + bl 10f2f8 <__read_chk@plt+0xa9f24> │ │ │ │ andcs r4, r5, #145408 @ 0x23800 │ │ │ │ andcs r6, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xf859498d │ │ │ │ ldrbtmi r3, [r9], #-3 │ │ │ │ @ instruction: 0xf79364ab │ │ │ │ - @ instruction: 0xf895eabe │ │ │ │ + @ instruction: 0xf895eaf6 │ │ │ │ strbtvs r3, [r8], #133 @ 0x85 │ │ │ │ @ instruction: 0xf0434628 │ │ │ │ @ instruction: 0xf8850302 │ │ │ │ @ instruction: 0xf0083085 │ │ │ │ @ instruction: 0x4620f935 │ │ │ │ - blx 108d910 <__read_chk@plt+0x102853c> │ │ │ │ + blx 108d8a0 <__read_chk@plt+0x10284cc> │ │ │ │ ldmdavs fp, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 1723f60 <__read_chk@plt+0x16beb8c> │ │ │ │ + blmi 1723ef0 <__read_chk@plt+0x16beb1c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsr #10 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, r4, r0, asr #32 │ │ │ │ ldcpl 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -110699,153 +110671,153 @@ │ │ │ │ ldrble r0, [r8], #-1883 @ 0xfffff8a5 │ │ │ │ ldmdbmi r6!, {r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ stmdavs sl, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ ldmdahi r0, {r0, r1, r3, r9, ip, sp, lr} │ │ │ │ @ instruction: 0xf0c66851 │ │ │ │ - bvc dcf798 <__read_chk@plt+0xd6a3c4> │ │ │ │ + bvc dcf728 <__read_chk@plt+0xd6a354> │ │ │ │ movteq pc, #17248 @ 0x4360 @ │ │ │ │ @ instruction: 0xe6167233 │ │ │ │ ldrbtmi r4, [r9], #-2414 @ 0xfffff692 │ │ │ │ stmdbmi lr!, {r0, r1, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7964479 │ │ │ │ tstcs r0, #446464 @ 0x6d000 │ │ │ │ movwls r2, #356 @ 0x164 │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ ldrtmi r4, [r8], -fp, ror #20 │ │ │ │ ldmvc r6, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ - beq 10d70c <__read_chk@plt+0xa8338> │ │ │ │ + beq 10d69c <__read_chk@plt+0xa82c8> │ │ │ │ @ instruction: 0xf10f447a │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ vst1.16 {d20-d21}, [pc :128], r7 │ │ │ │ strbmi r6, [r0], -r0, lsl #3 │ │ │ │ ldrbtmi r6, [sl], #-2331 @ 0xfffff6e5 │ │ │ │ - svc 0x0090f792 │ │ │ │ + svc 0x00c8f792 │ │ │ │ @ instruction: 0xf88d4b64 │ │ │ │ strbmi sl, [r2], -fp, lsr #10 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ @ instruction: 0xf8baf076 │ │ │ │ strmi r2, [r0], r0, lsr #2 │ │ │ │ @ instruction: 0xf0fa2015 │ │ │ │ - bls 210300 <__read_chk@plt+0x1aaf2c> │ │ │ │ - beq 10bd44 <__read_chk@plt+0xa6970> │ │ │ │ - bcs 862f00 <__read_chk@plt+0x7fdb2c> │ │ │ │ + bls 210290 <__read_chk@plt+0x1aaebc> │ │ │ │ + beq 10bcd4 <__read_chk@plt+0xa6900> │ │ │ │ + bcs 862e90 <__read_chk@plt+0x7fdabc> │ │ │ │ svclt 0x00b84640 │ │ │ │ @ instruction: 0xf10d221e │ │ │ │ ldrmi r0, [r1], -r4, lsr #16 │ │ │ │ stc2l 0, cr15, [lr], #1000 @ 0x3e8 │ │ │ │ andls r4, r9, r1, lsl #12 │ │ │ │ stmdavs r0!, {r3, r5, r8, ip, sp, pc} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf1184640 │ │ │ │ - ldmdavs r3!, {r0, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdavs r3!, {r0, r3, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r2!, {r1, r3, r4, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ streq pc, [r4, #-1] │ │ │ │ ldmdavs r1, {r0, r1, r2, r3, r6, r8, r9, fp, lr}^ │ │ │ │ ldmdahi r0, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stcge 5, cr9, [ip, #-4] │ │ │ │ stcge 5, cr9, [lr, #-0] │ │ │ │ cdp2 0, 12, cr15, cr8, cr13, {5} │ │ │ │ stmdacs r0, {r3, r5, sp, lr} │ │ │ │ svcge 0x0046f43f │ │ │ │ svcge 0x000f6820 │ │ │ │ @ instruction: 0xae0d4948 │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ @ instruction: 0x46314798 │ │ │ │ @ instruction: 0xf1136828 │ │ │ │ - @ instruction: 0x4601f871 │ │ │ │ + @ instruction: 0x4601f819 │ │ │ │ tstlt r0, r8, lsr r0 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r6, r8, fp, lr} │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xb1236833 │ │ │ │ tstlt r3, fp, lsr r8 │ │ │ │ @ instruction: 0xf1184638 │ │ │ │ - stmdavs r8!, {r0, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r0, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx ff40db00 <__read_chk@plt+0xff3a872c> │ │ │ │ + blx 1e0da90 <__read_chk@plt+0x1da86bc> │ │ │ │ @ instruction: 0xf1184628 │ │ │ │ - ldr pc, [pc, -r9, asr #21] │ │ │ │ + @ instruction: 0xe71ffa71 │ │ │ │ andcs r4, r5, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - andcs lr, r3, #4161536 @ 0x3f8000 │ │ │ │ + andcs lr, r3, #221184 @ 0x36000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0322005 │ │ │ │ @ instruction: 0xe74ff8df │ │ │ │ - ldmdb ip!, {r0, r1, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sp, r4, r6, asr #13 │ │ │ │ + ldmib r4!, {r0, r1, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq sp, r4, r6, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r4, r0, asr #13 │ │ │ │ + eorseq sp, r4, r0, lsr r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, r8, ip, ror r4 │ │ │ │ - mulseq r8, r4, r4 │ │ │ │ - andseq sp, r8, sl, ror #8 │ │ │ │ - eoreq r7, sp, lr, ror #15 │ │ │ │ - eoreq r8, sp, r6, ror #22 │ │ │ │ - andseq sp, r8, r2, ror r3 │ │ │ │ - eoreq r8, sp, ip, lsr #22 │ │ │ │ - @ instruction: 0x0018d3bc │ │ │ │ - andseq sp, r8, r0, ror #7 │ │ │ │ - andseq r5, r8, r2, lsl #6 │ │ │ │ - eoreq r8, sp, r8, ror #21 │ │ │ │ - andseq sp, r8, r4, lsr #7 │ │ │ │ - andseq sp, r8, r8, lsl #7 │ │ │ │ - mulseq r8, r2, r3 │ │ │ │ - eoreq sl, sp, ip, lsl r6 │ │ │ │ - eoreq r8, sp, r0, lsr #21 │ │ │ │ - andeq r0, r0, r8, lsl r7 │ │ │ │ - andseq sp, r8, r6, lsl #6 │ │ │ │ - @ instruction: 0x0018d2d6 │ │ │ │ + mulseq r8, r0, r3 │ │ │ │ + andseq sp, r8, r8, lsr #7 │ │ │ │ + andseq sp, r8, lr, ror r3 │ │ │ │ + strdeq r7, [sp], -r2 @ │ │ │ │ + eoreq r8, sp, sl, ror #20 │ │ │ │ + andseq sp, r8, r6, lsl #5 │ │ │ │ + eoreq r8, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x0018d2d0 │ │ │ │ + @ instruction: 0x0018d2f4 │ │ │ │ + andseq r5, r8, r6, lsl r2 │ │ │ │ eoreq r8, sp, ip, ror #19 │ │ │ │ - @ instruction: 0x0018d2b2 │ │ │ │ - eoreq sl, sp, ip, lsr r5 │ │ │ │ - eoreq r8, sp, r6, asr #19 │ │ │ │ - andseq sp, r8, sl, ror #4 │ │ │ │ - andseq sp, r8, lr, lsr #4 │ │ │ │ - andseq sp, r8, lr, lsr r2 │ │ │ │ - andseq sp, r8, ip, lsr r2 │ │ │ │ - andseq sp, r8, r6, ror #3 │ │ │ │ - andseq sp, r8, r6, lsr #4 │ │ │ │ - andseq sp, r8, r4, ror #2 │ │ │ │ - eoreq r8, sp, r0, ror #17 │ │ │ │ - andseq sp, r8, r6, lsr #4 │ │ │ │ - andseq sp, r8, r0, lsl r2 │ │ │ │ + @ instruction: 0x0018d2b8 │ │ │ │ + mulseq r8, ip, r2 │ │ │ │ + andseq sp, r8, r6, lsr #5 │ │ │ │ + eoreq sl, sp, r0, lsr #10 │ │ │ │ + eoreq r8, sp, r4, lsr #19 │ │ │ │ + andeq r0, r0, r8, lsl r7 │ │ │ │ + andseq sp, r8, sl, lsl r2 │ │ │ │ + andseq sp, r8, sl, ror #3 │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + andseq sp, r8, r6, asr #3 │ │ │ │ + eoreq sl, sp, r0, asr #8 │ │ │ │ + eoreq r8, sp, sl, asr #17 │ │ │ │ + andseq sp, r8, lr, ror r1 │ │ │ │ + andseq sp, r8, r2, asr #2 │ │ │ │ + andseq sp, r8, r2, asr r1 │ │ │ │ + andseq sp, r8, r0, asr r1 │ │ │ │ + ldrsheq sp, [r8], -sl │ │ │ │ + andseq sp, r8, sl, lsr r1 │ │ │ │ + andseq sp, r8, r8, ror r0 │ │ │ │ + eoreq r8, sp, r4, ror #15 │ │ │ │ + andseq sp, r8, sl, lsr r1 │ │ │ │ + andseq sp, r8, r4, lsr #2 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - andseq sp, r8, lr, lsl r2 │ │ │ │ - eorseq sp, r4, r0, lsr #6 │ │ │ │ - andseq sp, r8, r2, ror r1 │ │ │ │ - andseq r5, r8, lr, lsr #32 │ │ │ │ - ldrheq sp, [r8], -r0 │ │ │ │ - ldrsheq sp, [r8], -r8 │ │ │ │ - andseq sp, r8, ip, asr #1 │ │ │ │ - eoreq r8, sp, r2, ror #13 │ │ │ │ + andseq sp, r8, r2, lsr r1 │ │ │ │ + mlaseq r4, r0, r3, sp │ │ │ │ + andseq sp, r8, r6, lsl #1 │ │ │ │ + andseq r4, r8, r2, asr #30 │ │ │ │ + andseq ip, r8, r4, asr #31 │ │ │ │ + andseq sp, r8, ip │ │ │ │ + andseq ip, r8, r0, ror #31 │ │ │ │ + eoreq r8, sp, r6, ror #11 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsbeq sp, [r8], -r4 │ │ │ │ - andseq r7, r9, r2, ror pc │ │ │ │ - andseq r7, r9, r4, asr pc │ │ │ │ - andseq sl, r7, r0, lsl ip │ │ │ │ + andseq ip, r8, r8, ror #31 │ │ │ │ + andseq r7, r9, r6, lsl #29 │ │ │ │ + andseq r7, r9, r8, ror #28 │ │ │ │ + andseq sl, r7, r8, asr fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ @ instruction: 0x4614b09d │ │ │ │ @ instruction: 0x27004af9 │ │ │ │ @ instruction: 0x460d4bf9 │ │ │ │ smlsdxls r9, sl, r4, r4 │ │ │ │ strvc lr, [ip, -sp, asr #19] │ │ │ │ @ instruction: 0xf8df4606 │ │ │ │ ldmpl r3, {r2, r3, r4, r6, r7, r8, r9, pc}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ @ instruction: 0xf1280300 │ │ │ │ - stmdavs r3!, {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmib sp, {r1, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0x46397714 │ │ │ │ ldrvc lr, [r6, -sp, asr #19] │ │ │ │ stmib sp, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0x971a7718 │ │ │ │ ldmdavs r8, {r0, r1, r3, ip, pc} │ │ │ │ movwls sl, #31508 @ 0x7b14 │ │ │ │ @@ -110860,112 +110832,112 @@ │ │ │ │ @ instruction: 0xf8584be3 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00aa0fc │ │ │ │ @ instruction: 0xf1ba0a03 │ │ │ │ svclt 0x00180f02 │ │ │ │ - beq 1c8d964 <__read_chk@plt+0x1c28590> │ │ │ │ + beq 1c8d8f4 <__read_chk@plt+0x1c28520> │ │ │ │ msrhi CPSR_sxc, r0 │ │ │ │ vst2.8 {d26,d28}, [pc :64], r0 │ │ │ │ @ instruction: 0xf0d56080 │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ cmnlt r8, ip, lsl #16 │ │ │ │ andcs r4, r5, #3506176 @ 0x358000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb r0!, {r0, r1, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r8!, {r0, r1, r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r9, [r3], -ip, lsl #20 │ │ │ │ - bvs fe559c60 <__read_chk@plt+0xfe4f488c> │ │ │ │ + bvs fe559bf0 <__read_chk@plt+0xfe4f481c> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0f04610 │ │ │ │ stmdals ip, {r0, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdls pc, [ip], -sp @ │ │ │ │ @ instruction: 0xff4af0e0 │ │ │ │ eorseq pc, r0, r9, asr #17 │ │ │ │ movtlt r9, #34828 @ 0x880c │ │ │ │ teqlt fp, #274432 @ 0x43000 │ │ │ │ @ instruction: 0xf10d6863 │ │ │ │ @ instruction: 0xf10d0b38 │ │ │ │ @ instruction: 0xf04f0934 │ │ │ │ - blvs ff794888 <__read_chk@plt+0xff72f4b4> │ │ │ │ + blvs ff794818 <__read_chk@plt+0xff72f444> │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ eorsgt pc, r8, sp, asr #17 │ │ │ │ ldc2 0, cr15, [r4], {131} @ 0x83 │ │ │ │ andls r4, pc, r7, lsl #12 │ │ │ │ stmdavc r3, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4601b13b │ │ │ │ stmibvs r3, {r1, r3, fp, ip, pc} │ │ │ │ - blls 463710 <__read_chk@plt+0x3fe33c> │ │ │ │ + blls 4636a0 <__read_chk@plt+0x3fe2cc> │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ movwcs r8, #339 @ 0x153 │ │ │ │ stmdage pc, {r0, r1, r2, r3, r4, r9, sl, lr} @ │ │ │ │ - @ instruction: 0xf9bcf118 │ │ │ │ + @ instruction: 0xf964f118 │ │ │ │ and r9, r7, ip, lsl #16 │ │ │ │ @ instruction: 0xf10d2300 │ │ │ │ @ instruction: 0xf10d0b38 │ │ │ │ @ instruction: 0x461f0934 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ andcs r6, r2, #6488064 @ 0x630000 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ stmib sp, {r0, r8, r9, sp}^ │ │ │ │ movwls r9, #2817 @ 0xb01 │ │ │ │ @ instruction: 0xf0832300 │ │ │ │ strmi pc, [r1], -sp, ror #23 │ │ │ │ stmdals sl, {r0, r3, ip, pc} │ │ │ │ stmdbcs r0, {r0, r1, r7, r8, fp, sp, lr} │ │ │ │ sbcshi pc, r8, r0 │ │ │ │ - bcs 178134 <__read_chk@plt+0x112d60> │ │ │ │ + bcs 1780c4 <__read_chk@plt+0x112cf0> │ │ │ │ @ instruction: 0xf8ddbf01 │ │ │ │ @ instruction: 0xf8dcc034 │ │ │ │ ldmibne r2, {r2, sp}^ │ │ │ │ andcs pc, r4, ip, asr #17 │ │ │ │ - bcs ef938 <__read_chk@plt+0x8a564> │ │ │ │ + bcs ef8c8 <__read_chk@plt+0x8a4f4> │ │ │ │ adcshi pc, r0, r0 │ │ │ │ stmdage r9, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - @ instruction: 0xf98ef118 │ │ │ │ + @ instruction: 0xf936f118 │ │ │ │ svceq 0x0079f1ba │ │ │ │ sbchi pc, r9, r0 │ │ │ │ @ instruction: 0xf89d6862 │ │ │ │ @ instruction: 0xf0433050 │ │ │ │ @ instruction: 0xf88d0302 │ │ │ │ - blvs ff59da74 <__read_chk@plt+0xff5386a0> │ │ │ │ + blvs ff59da04 <__read_chk@plt+0xff538630> │ │ │ │ ldrdge pc, [r4], -r3 │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldmibmi r8, {r0, r1, r2, r4, ip, lr, pc} │ │ │ │ ldrdeq pc, [r8], -sl │ │ │ │ @ instruction: 0xf0c54479 │ │ │ │ andls pc, pc, r3, asr #16 │ │ │ │ ldmibmi r5, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf10c4479 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ tstphi r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ tstlt r3, pc, lsl #22 │ │ │ │ @ instruction: 0xf118a80f │ │ │ │ - stmdavs r2!, {r0, r3, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r2!, {r0, r4, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8d36bd3 │ │ │ │ @ instruction: 0xf8d3a004 │ │ │ │ strtmi fp, [r9], -r0 │ │ │ │ @ instruction: 0xf0e04630 │ │ │ │ strmi pc, [r4], -pc, lsl #25 │ │ │ │ strtmi r9, [fp], -r0, lsl #8 │ │ │ │ ldrbmi r9, [r2], -r8, lsl #8 │ │ │ │ ldrbmi r9, [r9], -sl, lsl #24 │ │ │ │ ldrtmi r9, [r0], -r1, lsl #8 │ │ │ │ strls r2, [r2], #-1024 @ 0xfffffc00 │ │ │ │ stc2 0, cr15, [r4], {226} @ 0xe2 │ │ │ │ stmdage r8, {r0, r1, r2, r3, ip, pc} │ │ │ │ - @ instruction: 0xf94ef118 │ │ │ │ + @ instruction: 0xf8f6f118 │ │ │ │ stccs 12, cr9, [r0], {15} │ │ │ │ sbchi pc, r0, r0 │ │ │ │ @ instruction: 0x3050f89d │ │ │ │ - bmi 20bc9e8 <__read_chk@plt+0x2057614> │ │ │ │ + bmi 20bc978 <__read_chk@plt+0x20575a4> │ │ │ │ svceq 0x0002f013 │ │ │ │ stmdbls sp, {r0, r1, r2, r8, r9, sl, fp, ip, pc} │ │ │ │ strcs fp, [r0, -r8, lsl #30] │ │ │ │ ldrbtmi r9, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ tstls r2, fp, lsl #16 │ │ │ │ strls r2, [r1, -r0, lsl #2] │ │ │ │ smlabtne r4, sp, r9, lr │ │ │ │ @@ -110979,167 +110951,167 @@ │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf9aaf0ec │ │ │ │ @ instruction: 0xf0df4648 │ │ │ │ stmdage ip, {r0, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8faf0d6 │ │ │ │ tstlt r3, r8, lsl fp │ │ │ │ @ instruction: 0xf118a818 │ │ │ │ - stmdage fp, {r0, r1, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xff80f128 │ │ │ │ - blmi 19243ac <__read_chk@plt+0x18befd8> │ │ │ │ + stmdage fp, {r0, r1, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff28f128 │ │ │ │ + blmi 192433c <__read_chk@plt+0x18bef68> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 7aba7c <__read_chk@plt+0x7466a8> │ │ │ │ + blls 7aba0c <__read_chk@plt+0x746638> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrhlt r8, [sp], -r5 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #1605632 @ 0x188000 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - strmi lr, [r4], -r0, asr #16 │ │ │ │ + @ instruction: 0x4604e878 │ │ │ │ @ instruction: 0xf0fa4628 │ │ │ │ andcs pc, r4, #560 @ 0x230 │ │ │ │ strtmi r4, [r3], -r5, lsl #12 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0f09500 │ │ │ │ ldrb pc, [r7, r9, lsr #24] @ │ │ │ │ strtmi r6, [sl], -r3, ror #18 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blx 178ddcc <__read_chk@plt+0x17289f8> │ │ │ │ + blx 178dd5c <__read_chk@plt+0x1728988> │ │ │ │ andls sl, ip, ip, lsl #18 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ - blx e8daa2 <__read_chk@plt+0xe286ce> │ │ │ │ + blx e8da32 <__read_chk@plt+0xe2865e> │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ stmdals ip, {r2, r3, r5, r6, ip, lr, pc} │ │ │ │ stc2l 0, cr15, [sl, #856] @ 0x358 │ │ │ │ strbt r9, [r4], ip │ │ │ │ ldrbtmi r4, [r9], #-2383 @ 0xfffff6b1 │ │ │ │ stmdbmi pc, {r2, r3, r6, r8, r9, sl, sp, lr, pc}^ @ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7934479 │ │ │ │ - cmncs lr, r4, lsl r8 │ │ │ │ + cmncs lr, ip, asr #16 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0x463a463b │ │ │ │ - blx feb0dacc <__read_chk@plt+0xfeaa86f8> │ │ │ │ + blx feb0da5c <__read_chk@plt+0xfeaa8688> │ │ │ │ pkhbtmi sl, r2, r0, lsl #18 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf916f0d5 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ strb sl, [pc, fp, asr #29] │ │ │ │ ldrbtmi r4, [r9], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xf1ba4798 │ │ │ │ @ instruction: 0xf47f0f79 │ │ │ │ @ instruction: 0xf128af37 │ │ │ │ - strmi pc, [r2], r7, lsr #24 │ │ │ │ + strmi pc, [r2], pc, asr #23 │ │ │ │ andls r2, pc, r1, lsl #6 │ │ │ │ @ instruction: 0xf1288003 │ │ │ │ - blls 4d0c14 <__read_chk@plt+0x46b840> │ │ │ │ + blls 4d0a44 <__read_chk@plt+0x46b670> │ │ │ │ eorseq pc, ip, sl, asr #17 │ │ │ │ - bls 363374 <__read_chk@plt+0x2fdfa0> │ │ │ │ - blvs ff7a3394 <__read_chk@plt+0xff73dfc0> │ │ │ │ + bls 363304 <__read_chk@plt+0x2fdf30> │ │ │ │ + blvs ff7a3324 <__read_chk@plt+0xff73df50> │ │ │ │ andcs r6, r0, #1744830465 @ 0x68000001 │ │ │ │ stmdavs r2!, {r1, r3, r4, pc}^ │ │ │ │ - blx ff80de62 <__read_chk@plt+0xff7a8a8e> │ │ │ │ + blx ff80ddf2 <__read_chk@plt+0xff7a8a1e> │ │ │ │ stcls 8, cr6, [sl], {99} @ 0x63 │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ - blvs ff7a33ac <__read_chk@plt+0xff73dfd8> │ │ │ │ + blvs ff7a333c <__read_chk@plt+0xff73df68> │ │ │ │ ldmdavs fp, {r3, r9, ip, pc} │ │ │ │ stcls 4, cr9, [pc], {1} │ │ │ │ ldrbcc r6, [r0], #-3044 @ 0xfffff41c │ │ │ │ @ instruction: 0xf0e09400 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0049f47f │ │ │ │ @ instruction: 0xf129a80f │ │ │ │ - @ instruction: 0xe744f9d3 │ │ │ │ + smlsldx pc, r4, fp, r9 @ │ │ │ │ andcs r4, r5, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r4, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0xf7934479 │ │ │ │ + andcs lr, r4, #4, 16 @ 0x40000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0312005 │ │ │ │ strb pc, [r9, -sp, lsr #29]! @ │ │ │ │ @ instruction: 0xf0f0a80a │ │ │ │ stmdbmi r6!, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r5, #188, 30 @ 0x2f0 │ │ │ │ + andcs lr, r5, #244, 30 @ 0x3d0 │ │ │ │ tstcs r4, r3, lsl #12 │ │ │ │ @ instruction: 0xf0314610 │ │ │ │ @ instruction: 0xe759fe9d │ │ │ │ movwls r4, #51232 @ 0xc820 │ │ │ │ @ instruction: 0xf0ad4478 │ │ │ │ stmdage fp, {r0, r1, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - cdp2 1, 13, cr15, cr10, cr8, {1} │ │ │ │ + cdp2 1, 8, cr15, cr2, cr8, {1} │ │ │ │ @ instruction: 0xf0f0a80a │ │ │ │ smmulr r5, r7, pc @ │ │ │ │ @ instruction: 0xf793980f │ │ │ │ - strmi lr, [r7], -lr, lsr #19 │ │ │ │ + strmi lr, [r7], -r6, ror #19 │ │ │ │ @ instruction: 0xf8d8e6a9 │ │ │ │ stmdals pc, {ip, sp} @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ orrsne pc, ip, #13828096 @ 0xd30000 │ │ │ │ - blx 100dd50 <__read_chk@plt+0xfa897c> │ │ │ │ + blx 100dce0 <__read_chk@plt+0xfa890c> │ │ │ │ stmiavs r3, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 4bd738 <__read_chk@plt+0x458364> │ │ │ │ + blls 4bd6c8 <__read_chk@plt+0x4582f4> │ │ │ │ usat r9, #14, r8, lsl #6 │ │ │ │ - svc 0x0018f792 │ │ │ │ - ldrsbteq sp, [r4], -r8 │ │ │ │ + svc 0x0050f792 │ │ │ │ + eorseq sp, r4, r8, asr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r4, r8, asr #1 │ │ │ │ + eorseq sp, r4, r8, lsr r1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, r8, r2, asr #30 │ │ │ │ - andseq r2, r8, r0, lsr #11 │ │ │ │ - mulseq r8, ip, r5 │ │ │ │ - andseq ip, r8, sl, ror #27 │ │ │ │ - eorseq ip, r4, r8, ror lr │ │ │ │ - andseq ip, r8, r8, ror #27 │ │ │ │ - eoreq r8, sp, sl, asr r3 │ │ │ │ - andseq ip, r8, r4, ror #25 │ │ │ │ - eoreq r8, sp, r6, lsr #6 │ │ │ │ - andseq ip, r8, r0, ror #25 │ │ │ │ - andseq ip, r8, r4, lsl #25 │ │ │ │ - eoreq r6, r6, r8, lsr #6 │ │ │ │ + andseq ip, r8, r6, asr lr │ │ │ │ + @ instruction: 0x001824b4 │ │ │ │ + @ instruction: 0x001824b0 │ │ │ │ + @ instruction: 0x0018ccfe │ │ │ │ + eorseq ip, r4, r8, ror #29 │ │ │ │ + @ instruction: 0x0018ccfc │ │ │ │ + eoreq r8, sp, lr, asr r2 │ │ │ │ + @ instruction: 0x0018cbf8 │ │ │ │ + eoreq r8, sp, sl, lsr #4 │ │ │ │ + @ instruction: 0x0018cbf4 │ │ │ │ + mulseq r8, r8, fp │ │ │ │ + eoreq r6, r6, ip, lsr r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ - bmi fefe3430 <__read_chk@plt+0xfef7e05c> │ │ │ │ + bmi fefe33c0 <__read_chk@plt+0xfef7dfec> │ │ │ │ @ instruction: 0xb0954bbc │ │ │ │ svcmi 0x00bc447a │ │ │ │ strmi r4, [sp], -r6, lsl #12 │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdahi sl, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ tstle r8, r2, lsl #20 │ │ │ │ teqlt r0, r8, asr r8 │ │ │ │ ldrbtmi r4, [r9], #-2485 @ 0xfffff64b │ │ │ │ - blx 1b8e03c <__read_chk@plt+0x1b28c68> │ │ │ │ + blx 1b8dfcc <__read_chk@plt+0x1b28bf8> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf04f8135 │ │ │ │ stmib sp, {r8, fp}^ │ │ │ │ @ instruction: 0xf128990b │ │ │ │ - pkhtbmi pc, r0, r1, asr #22 @ │ │ │ │ + @ instruction: 0x4680faf9 │ │ │ │ stmiami pc!, {r1, r3, ip, pc} @ │ │ │ │ @ instruction: 0xf1314478 │ │ │ │ - stmdbge pc, {r0, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdbge pc, {r0, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ andseq pc, ip, r8, asr #17 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf84af0d5 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdals fp, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ stmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stmibmi r7!, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - bls 3cd90c <__read_chk@plt+0x368538> │ │ │ │ + bls 3cd97c <__read_chk@plt+0x3685a8> │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ andls r6, r0, #598016 @ 0x92000 │ │ │ │ ldrmi r2, [r0], -r4, lsl #4 │ │ │ │ - blx 78e026 <__read_chk@plt+0x728c52> │ │ │ │ + blx 78dfb6 <__read_chk@plt+0x728be2> │ │ │ │ @ instruction: 0xf8dd980b │ │ │ │ @ instruction: 0xf0e08028 │ │ │ │ andcs pc, r6, #4544 @ 0x11c0 │ │ │ │ @ instruction: 0xf8c82100 │ │ │ │ @ instruction: 0x46100030 │ │ │ │ @ instruction: 0xffa4f0f0 │ │ │ │ stmdacs r0, {r0, r3, ip, pc} │ │ │ │ @@ -111150,166 +111122,166 @@ │ │ │ │ @ instruction: 0xf10d0b34 │ │ │ │ @ instruction: 0x461a0830 │ │ │ │ movwls r4, #1561 @ 0x619 │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ eorsgt pc, r4, sp, asr #17 │ │ │ │ - blx 38debc <__read_chk@plt+0x328ae8> │ │ │ │ + blx 38de4c <__read_chk@plt+0x328a78> │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ rscshi pc, r4, r0 │ │ │ │ teqlt fp, r3, lsl #16 │ │ │ │ stmdals r9, {r0, r9, sl, lr} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ - blcs 1388fc <__read_chk@plt+0xd3528> │ │ │ │ + blcs 13888c <__read_chk@plt+0xd34b8> │ │ │ │ rscshi pc, sl, r0 │ │ │ │ movwls r2, #29440 @ 0x7300 │ │ │ │ - beq f0e108 <__read_chk@plt+0xea8d34> │ │ │ │ + beq f0e098 <__read_chk@plt+0xea8cc4> │ │ │ │ @ instruction: 0xf1174650 │ │ │ │ - stmdals fp, {r0, r1, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10de009 │ │ │ │ @ instruction: 0xf10d0b34 │ │ │ │ @ instruction: 0xf10d0830 │ │ │ │ movwcs r0, #2616 @ 0xa38 │ │ │ │ movwcs r9, #4871 @ 0x1307 │ │ │ │ movwcs r9, #781 @ 0x30d │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - blhi 14c430 <__read_chk@plt+0xe705c> │ │ │ │ + blhi 14c3c0 <__read_chk@plt+0xe6fec> │ │ │ │ andcs r9, r2, #0, 4 │ │ │ │ @ instruction: 0xf9e0f083 │ │ │ │ andls r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf8d09809 │ │ │ │ stmdbcs r0, {r3, r4, ip, sp, pc} │ │ │ │ adchi pc, r7, r0 │ │ │ │ - bcs 17854c <__read_chk@plt+0x113178> │ │ │ │ + bcs 1784dc <__read_chk@plt+0x113108> │ │ │ │ @ instruction: 0xf8ddd107 │ │ │ │ - blls 2c1de0 <__read_chk@plt+0x25ca0c> │ │ │ │ + blls 2c1d70 <__read_chk@plt+0x25c99c> │ │ │ │ ldrdcs pc, [r4], -ip │ │ │ │ @ instruction: 0xf8cc441a │ │ │ │ stmdavc sl, {r2, sp} │ │ │ │ stmdbmi lr!, {r1, r3, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0x47d84479 │ │ │ │ @ instruction: 0xf117a808 │ │ │ │ - @ instruction: 0xf128ff7f │ │ │ │ - strmi pc, [r3], r5, ror #21 │ │ │ │ + @ instruction: 0xf128ff27 │ │ │ │ + strmi pc, [r3], sp, lsl #21 │ │ │ │ andls r2, lr, r1, lsl #6 │ │ │ │ @ instruction: 0xf1288003 │ │ │ │ - blls 490990 <__read_chk@plt+0x42b5bc> │ │ │ │ + blls 4907c0 <__read_chk@plt+0x42b3ec> │ │ │ │ eorseq pc, ip, fp, asr #17 │ │ │ │ - bleq 10de90 <__read_chk@plt+0xa8abc> │ │ │ │ - blvs ff7b857c <__read_chk@plt+0xff7531a8> │ │ │ │ + bleq 10de20 <__read_chk@plt+0xa8a4c> │ │ │ │ + blvs ff7b850c <__read_chk@plt+0xff753138> │ │ │ │ cmpvs sl, #469762048 @ 0x1c000000 │ │ │ │ andlt pc, r0, r3, lsr #17 │ │ │ │ - blx 20e206 <__read_chk@plt+0x1a8e32> │ │ │ │ + blx fec0e194 <__read_chk@plt+0xfeba8dc0> │ │ │ │ ldrvs r9, [r8, #-2823] @ 0xfffff4f9 │ │ │ │ stmdals fp, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ vldrvs d6, [fp, #-876] @ 0xfffffc94 │ │ │ │ @ instruction: 0xf0e09307 │ │ │ │ - blls 2d1084 <__read_chk@plt+0x26bcb0> │ │ │ │ + blls 2d1014 <__read_chk@plt+0x26bc40> │ │ │ │ sbcsvs r6, r8, r1, ror #16 │ │ │ │ - blvs ff7b89b8 <__read_chk@plt+0xff7535e4> │ │ │ │ + blvs ff7b8948 <__read_chk@plt+0xff753574> │ │ │ │ @ instruction: 0xf0e06d18 │ │ │ │ - blls 490864 <__read_chk@plt+0x42b490> │ │ │ │ + blls 4907f4 <__read_chk@plt+0x42b420> │ │ │ │ strtmi r6, [r9], -r2, ror #18 │ │ │ │ - blvs ff7a3650 <__read_chk@plt+0xff73e27c> │ │ │ │ + blvs ff7a35e0 <__read_chk@plt+0xff73e20c> │ │ │ │ @ instruction: 0xf0e06d1b │ │ │ │ @ instruction: 0x4604fdb3 │ │ │ │ ldmib sp, {r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ andls r3, r2, #-1342177280 @ 0xb0000000 │ │ │ │ @ instruction: 0x46514a52 │ │ │ │ ldrbtmi r9, [sl], #-2058 @ 0xfffff7f6 │ │ │ │ - bllt 20c4e0 <__read_chk@plt+0x1a710c> │ │ │ │ + bllt 20c470 <__read_chk@plt+0x1a709c> │ │ │ │ andlt pc, ip, sp, asr #17 │ │ │ │ - bllt 10c4e8 <__read_chk@plt+0xa7114> │ │ │ │ + bllt 10c478 <__read_chk@plt+0xa70a4> │ │ │ │ @ instruction: 0xff46f029 │ │ │ │ ldrbmi r4, [r0], -sp, asr #22 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xffb6f0eb │ │ │ │ @ instruction: 0xf0df4640 │ │ │ │ stmdage sl, {r0, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [r4, #160] @ 0xa0 │ │ │ │ + ldc2 1, cr15, [ip, #-160]! @ 0xffffff60 │ │ │ │ @ instruction: 0xf0d54648 │ │ │ │ - bmi 11d19f4 <__read_chk@plt+0x116c620> │ │ │ │ + bmi 11d1984 <__read_chk@plt+0x116c5b0> │ │ │ │ ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r5, r7, ror #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - @ instruction: 0xf1294650 │ │ │ │ - stmdage r9, {r0, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1284650 │ │ │ │ + stmdage r9, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [lr, #960] @ 0x3c0 │ │ │ │ @ instruction: 0xf0df4640 │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r5, #72, 28 @ 0x480 │ │ │ │ + andcs lr, r5, #128, 28 @ 0x800 │ │ │ │ tstcs r4, r3, lsl #12 │ │ │ │ @ instruction: 0xf0314610 │ │ │ │ ldrb pc, [r6, r9, lsr #26] @ │ │ │ │ @ instruction: 0x464b4a30 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ stmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldmdavs r0, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0dd462a │ │ │ │ strbmi pc, [r9], -r5, ror #16 @ │ │ │ │ vst4.8 {d25-d28}, [pc], fp │ │ │ │ @ instruction: 0xf00f6080 │ │ │ │ strmi pc, [r3], -r1, asr #18 │ │ │ │ stmdals fp, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - blx ff68e1b2 <__read_chk@plt+0xff628dde> │ │ │ │ + blx ff68e142 <__read_chk@plt+0xff628d6e> │ │ │ │ stmdacs r0, {r0, r1, r3, ip, pc} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr3, cr15, {3} │ │ │ │ stmdbmi r6!, {r0, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0x47d84479 │ │ │ │ stmdami r5!, {r0, r1, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r9, [r8], #-779 @ 0xfffffcf5 │ │ │ │ cdp2 0, 1, cr15, cr12, cr13, {5} │ │ │ │ @ instruction: 0xf128a80a │ │ │ │ - ldr pc, [r4, r7, asr #26]! │ │ │ │ - blmi 624704 <__read_chk@plt+0x5bf330> │ │ │ │ + ldr pc, [r4, pc, ror #25]! │ │ │ │ + blmi 624694 <__read_chk@plt+0x5bf2c0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 5abef0 <__read_chk@plt+0x546b1c> │ │ │ │ + blls 5abe80 <__read_chk@plt+0x546aac> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle ip, r0, lsl #6 │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ andslt r4, r5, r0, lsr r6 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldcllt 7, cr15, [r8], #-1020 @ 0xfffffc04 │ │ │ │ - beq f0e2d8 <__read_chk@plt+0xea8f04> │ │ │ │ + beq f0e268 <__read_chk@plt+0xea8e94> │ │ │ │ ldr r9, [r8, -r7] │ │ │ │ andcs r4, r5, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r4, #16256 @ 0x3f80 │ │ │ │ + andcs lr, r4, #864 @ 0x360 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0312005 │ │ │ │ @ instruction: 0xe78cfcdf │ │ │ │ - @ instruction: 0xf792980e │ │ │ │ - strdls lr, [r7], -ip │ │ │ │ + @ instruction: 0xf793980e │ │ │ │ + andls lr, r7, r4, lsr r8 │ │ │ │ @ instruction: 0xf792e702 │ │ │ │ - svclt 0x0000ed78 │ │ │ │ - eorseq ip, r4, r0, lsr #25 │ │ │ │ + svclt 0x0000edb0 │ │ │ │ + eorseq ip, r4, r0, lsl sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r4, r8, ip, ip │ │ │ │ - @ instruction: 0x0018abfe │ │ │ │ - andseq ip, r8, ip, lsl ip │ │ │ │ - andseq ip, r8, ip, lsr fp │ │ │ │ - eoreq r8, sp, r0, lsr #1 │ │ │ │ - @ instruction: 0x0018c9fe │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - mlaseq r4, sl, sl, ip │ │ │ │ - mulseq r8, ip, r9 │ │ │ │ - eoreq r7, sp, ip, ror #30 │ │ │ │ - eoreq r6, r6, r2 │ │ │ │ - eorseq ip, r4, r4, lsl #20 │ │ │ │ - andseq ip, r8, r4, asr #18 │ │ │ │ + eorseq ip, r4, r8, lsl #26 │ │ │ │ + andseq sl, r8, r2, lsl fp │ │ │ │ + andseq ip, r8, r0, lsr fp │ │ │ │ + andseq ip, r8, r0, asr sl │ │ │ │ + eoreq r7, sp, r4, lsr #31 │ │ │ │ + andseq ip, r8, r2, lsl r9 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq ip, r4, sl, lsl #22 │ │ │ │ + @ instruction: 0x0018c8b0 │ │ │ │ + eoreq r7, sp, r0, ror lr │ │ │ │ + eoreq r5, r6, r6, lsl pc │ │ │ │ + eorseq ip, r4, r4, ror sl │ │ │ │ + andseq ip, r8, r8, asr r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0030f8cc │ │ │ │ ldrmi fp, [r5], -fp, lsr #1 │ │ │ │ @ instruction: 0x2664f8df │ │ │ │ @ instruction: 0xf8df2400 │ │ │ │ @@ -111319,224 +111291,224 @@ │ │ │ │ stmib sp, {r3, r4, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8df441a │ │ │ │ ldmpl r3, {r2, r4, r6, r9, sl, sp, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9329 │ │ │ │ movwcs r0, #8960 @ 0x2300 │ │ │ │ @ instruction: 0xf1289319 │ │ │ │ - @ instruction: 0xf8dff9b7 │ │ │ │ + @ instruction: 0xf8dff95f │ │ │ │ andsls r1, r5, r0, asr #12 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - @ instruction: 0xf818f111 │ │ │ │ + @ instruction: 0xffc0f110 │ │ │ │ stmib sp, {r0, r1, r3, r5, r6, fp, sp, lr}^ │ │ │ │ stmib sp, {r0, r4, sl, lr}^ │ │ │ │ - blvs ff7a2fb8 <__read_chk@plt+0xff73dbe4> │ │ │ │ - blls 62bfd0 <__read_chk@plt+0x5c6bfc> │ │ │ │ + blvs ff7a2f48 <__read_chk@plt+0xff73db74> │ │ │ │ + blls 62bf60 <__read_chk@plt+0x5c6b8c> │ │ │ │ @ instruction: 0xf0dd61dc │ │ │ │ @ instruction: 0xf8dffef5 │ │ │ │ andsls r3, r6, r0, lsr #12 │ │ │ │ tstcs r1, r2, lsr #12 │ │ │ │ mrcge 8, 0, r5, cr6, cr3, {7} │ │ │ │ ldrmi r9, [r8], -r9, lsl #6 │ │ │ │ stmdavs r0, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ - blx ff50dfce <__read_chk@plt+0xff4a8bfa> │ │ │ │ + blx ff50df5e <__read_chk@plt+0xff4a8b8a> │ │ │ │ movwls r1, #48643 @ 0xbe03 │ │ │ │ @ instruction: 0xf10dda37 │ │ │ │ @ instruction: 0xf10d0a50 │ │ │ │ @ instruction: 0xf10d094c │ │ │ │ svcge 0x00110848 │ │ │ │ ldcge 12, cr10, [sl, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0xf128a815 │ │ │ │ - ldrtmi pc, [r8], -sp, lsr #25 @ │ │ │ │ - blx 20e456 <__read_chk@plt+0x1a9082> │ │ │ │ + @ instruction: 0x4638fc55 │ │ │ │ + blx fec0e3e4 <__read_chk@plt+0xfeba9010> │ │ │ │ @ instruction: 0xf1284640 │ │ │ │ - strbmi pc, [r8], -r1, lsl #22 @ │ │ │ │ - blx 8e460 <__read_chk@plt+0x2908c> │ │ │ │ + strbmi pc, [r8], -r9, lsr #21 @ │ │ │ │ + blx fea8e3f0 <__read_chk@plt+0xfea2901c> │ │ │ │ @ instruction: 0xf1284650 │ │ │ │ - blls 690bb4 <__read_chk@plt+0x62b7e0> │ │ │ │ + blls 6909e4 <__read_chk@plt+0x62b610> │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - mrc2 1, 1, pc, cr4, cr7, {0} │ │ │ │ + ldc2l 1, cr15, [ip, #92] @ 0x5c │ │ │ │ tstlt r3, r7, lsl fp │ │ │ │ @ instruction: 0xf117a817 │ │ │ │ - strtmi pc, [r8], -pc, lsr #28 │ │ │ │ + @ instruction: 0x4628fdd7 │ │ │ │ @ instruction: 0xf986f0df │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ @ instruction: 0xf8dffe03 │ │ │ │ @ instruction: 0xf8df25b4 │ │ │ │ ldrbtmi r3, [sl], #-1440 @ 0xfffffa60 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbshi pc, lr, #64 @ 0x40 │ │ │ │ pop {r0, r1, r3, r5, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ - blvs ff7b8460 <__read_chk@plt+0xff75308c> │ │ │ │ + blvs ff7b83f0 <__read_chk@plt+0xff75301c> │ │ │ │ @ instruction: 0xf00f6818 │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ - beq 150e450 <__read_chk@plt+0x14a907c> │ │ │ │ + beq 150e3e0 <__read_chk@plt+0x14a900c> │ │ │ │ @ instruction: 0xf10d9a09 │ │ │ │ @ instruction: 0xf10d094c │ │ │ │ svcge 0x00110848 │ │ │ │ @ instruction: 0x46596bdb │ │ │ │ andls r6, ip, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0x4610681b │ │ │ │ andge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8cdaa19 │ │ │ │ andls r9, r4, #8 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ stmdbvs sl!, {r8, r9, sl, ip, pc}^ │ │ │ │ - blx ffb0e3c2 <__read_chk@plt+0xffaa8fee> │ │ │ │ + blx ffb0e352 <__read_chk@plt+0xffaa8f7e> │ │ │ │ @ instruction: 0xac1bb910 │ │ │ │ @ instruction: 0xe7a9ad1a │ │ │ │ strtmi r6, [r2], -fp, ror #16 │ │ │ │ - blvs ff7a38e0 <__read_chk@plt+0xff73e50c> │ │ │ │ + blvs ff7a3870 <__read_chk@plt+0xff73e49c> │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ movwls r9, #51989 @ 0xcb15 │ │ │ │ stc2l 0, cr15, [r6, #-884] @ 0xfffffc8c │ │ │ │ bicsvs r9, r8, ip, lsl #22 │ │ │ │ - stc2 1, cr15, [r2, #84]! @ 0x54 │ │ │ │ + stc2l 1, cr15, [sl, #-84] @ 0xffffffac │ │ │ │ ldmdbls r5, {r0, r1, r3, r5, r6, fp, sp, lr} │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ - blls 7238e0 <__read_chk@plt+0x6be50c> │ │ │ │ + blls 723870 <__read_chk@plt+0x6be49c> │ │ │ │ movweq pc, #16387 @ 0x4003 @ │ │ │ │ - blls 5f6c98 <__read_chk@plt+0x5918c4> │ │ │ │ - blls 5b6c94 <__read_chk@plt+0x5518c0> │ │ │ │ - blls 576c94 <__read_chk@plt+0x5118c0> │ │ │ │ - blge 6f6c94 <__read_chk@plt+0x6918c0> │ │ │ │ + blls 5f6c28 <__read_chk@plt+0x591854> │ │ │ │ + blls 5b6c24 <__read_chk@plt+0x551850> │ │ │ │ + blls 576c24 <__read_chk@plt+0x511850> │ │ │ │ + blge 6f6c24 <__read_chk@plt+0x691850> │ │ │ │ movwls r9, #21260 @ 0x530c │ │ │ │ movwls sl, #56087 @ 0xdb17 │ │ │ │ - blls 536cac <__read_chk@plt+0x4d18d8> │ │ │ │ + blls 536c3c <__read_chk@plt+0x4d1868> │ │ │ │ @ instruction: 0xf8dcf0dd │ │ │ │ teqlt r3, r8, lsl fp │ │ │ │ - bcs f0114 <__read_chk@plt+0x8ad40> │ │ │ │ + bcs f00a4 <__read_chk@plt+0x8acd0> │ │ │ │ orrhi pc, ip, r0, asr #32 │ │ │ │ @ instruction: 0xf117980c │ │ │ │ - stmdals sl, {r0, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx fee0e488 <__read_chk@plt+0xfeda90b4> │ │ │ │ + stmdals sl, {r0, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + blx fee0e418 <__read_chk@plt+0xfeda9044> │ │ │ │ stcls 1, cr11, [sl], {96} @ 0x60 │ │ │ │ @ instruction: 0xf0f34620 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620b133 │ │ │ │ - blx feb8e49c <__read_chk@plt+0xfeb290c8> │ │ │ │ - bvs 7ac0e0 <__read_chk@plt+0x746d0c> │ │ │ │ + blx feb8e42c <__read_chk@plt+0xfeb29058> │ │ │ │ + bvs 7ac070 <__read_chk@plt+0x746c9c> │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ vst2.8 {d26,d28}, [pc :64], lr │ │ │ │ @ instruction: 0xf0d47000 │ │ │ │ ldcge 13, cr15, [fp], {245} @ 0xf5 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ sbcshi pc, r6, r0, asr #32 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibvs sl, {r0, r2, r3, r4, r8, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 6b2498 <__read_chk@plt+0x64d0c4> │ │ │ │ + bls 6b2428 <__read_chk@plt+0x64d054> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmdals sp, {r0, r1, r5, r6, r7, pc} │ │ │ │ - ldc2 1, cr15, [r8, #92] @ 0x5c │ │ │ │ + stc2l 1, cr15, [r0, #-92] @ 0xffffffa4 │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf5009b1b │ │ │ │ @ instruction: 0xf9925240 │ │ │ │ - bcs da5ac <__read_chk@plt+0x751d8> │ │ │ │ + bcs da53c <__read_chk@plt+0x75168> │ │ │ │ cmpphi r2, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r0, r2, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8181 │ │ │ │ ldrbtmi r1, [r9], #-1140 @ 0xfffffb8c │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldc 7, cr15, [sl], #584 @ 0x248 │ │ │ │ + ldcl 7, cr15, [r2], #584 @ 0x248 │ │ │ │ @ instruction: 0x46039a1b │ │ │ │ - bvs fe55a54c <__read_chk@plt+0xfe4f5178> │ │ │ │ + bvs fe55a4dc <__read_chk@plt+0xfe4f5108> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0f04610 │ │ │ │ stmdavs fp!, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ movwls r9, #51989 @ 0xcb15 │ │ │ │ - blx c0e4d8 <__read_chk@plt+0xba9104> │ │ │ │ + blx c0e468 <__read_chk@plt+0xba9094> │ │ │ │ sbcsvs r9, r8, #12, 22 @ 0x3000 │ │ │ │ - blvs ff7ac30c <__read_chk@plt+0xff746f38> │ │ │ │ - blls 62c1c4 <__read_chk@plt+0x5c6df0> │ │ │ │ + blvs ff7ac29c <__read_chk@plt+0xff746ec8> │ │ │ │ + blls 62c154 <__read_chk@plt+0x5c6d80> │ │ │ │ @ instruction: 0xf0dd930c │ │ │ │ - blls 4108c8 <__read_chk@plt+0x3ab4f4> │ │ │ │ - blls 62b0d0 <__read_chk@plt+0x5c5cfc> │ │ │ │ + blls 410858 <__read_chk@plt+0x3ab484> │ │ │ │ + blls 62b060 <__read_chk@plt+0x5c5c8c> │ │ │ │ movwls r9, #51227 @ 0xc81b │ │ │ │ - blx ff18e4f8 <__read_chk@plt+0xff129124> │ │ │ │ + blx ff18e488 <__read_chk@plt+0xff1290b4> │ │ │ │ tstvs r8, #12, 22 @ 0x3000 │ │ │ │ - bvs 778dd4 <__read_chk@plt+0x713a00> │ │ │ │ + bvs 778d64 <__read_chk@plt+0x713990> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ andcs r8, r6, #187 @ 0xbb │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ ldc2 0, cr15, [sl, #-960] @ 0xfffffc40 │ │ │ │ stmdacs r0, {r0, r2, r3, ip, pc} │ │ │ │ adchi pc, r5, r0 │ │ │ │ stmdavs sl!, {r1, r5, r8, r9, fp, sp, pc}^ │ │ │ │ movwls r4, #63001 @ 0xf619 │ │ │ │ @ instruction: 0x93222300 │ │ │ │ movwcc lr, #6593 @ 0x19c1 │ │ │ │ movwcc lr, #14785 @ 0x39c1 │ │ │ │ movwcc lr, #22977 @ 0x59c1 │ │ │ │ @ instruction: 0xf88d2302 │ │ │ │ - blvs ff59e3d8 <__read_chk@plt+0xff539004> │ │ │ │ + blvs ff59e368 <__read_chk@plt+0xff538f94> │ │ │ │ tstls ip, r9, asr r8 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - blls 3f23f8 <__read_chk@plt+0x38d024> │ │ │ │ + blls 3f2388 <__read_chk@plt+0x38cfb4> │ │ │ │ ldmvs r8, {r0, r1, r2, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ @ instruction: 0xf0c44479 │ │ │ │ andsls pc, sp, r1, lsl #24 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmibmi r4!, {r0, r5, r8, pc}^ │ │ │ │ @ instruction: 0xf10b4479 │ │ │ │ stmdacs r0, {r0, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blcs f8e5c <__read_chk@plt+0x93a88> │ │ │ │ + blcs f8dec <__read_chk@plt+0x93a18> │ │ │ │ tstphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ movwls sl, #60189 @ 0xeb1d │ │ │ │ @ instruction: 0xf1174618 │ │ │ │ - stmdavs sl!, {r0, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs sl!, {r0, r3, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ ldmdavs sp, {r2, r3, r8, ip, pc} │ │ │ │ stmdals sl, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf848f0e0 │ │ │ │ strtmi r9, [r9], -fp, lsl #22 │ │ │ │ movwls r9, #15643 @ 0x3d1b │ │ │ │ - blls 423c24 <__read_chk@plt+0x3be850> │ │ │ │ + blls 423bb4 <__read_chk@plt+0x3be7e0> │ │ │ │ ldcls 5, cr9, [r6, #-16] │ │ │ │ ldrbmi r9, [fp], -r1, lsl #6 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ rsbsgt pc, r4, sp, asr #17 │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ ldcge 5, cr9, [sl, #-8] │ │ │ │ stmdals sl, {r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8cd9506 │ │ │ │ @ instruction: 0xf0e0c014 │ │ │ │ andsls pc, ip, r5, asr #24 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 4b2580 <__read_chk@plt+0x44d1ac> │ │ │ │ - bleq 1d0e67c <__read_chk@plt+0x1ca92a8> │ │ │ │ + blls 4b2510 <__read_chk@plt+0x44d13c> │ │ │ │ + bleq 1d0e60c <__read_chk@plt+0x1ca9238> │ │ │ │ ldrbmi r9, [r9], -r1, lsl #6 │ │ │ │ - bmi ff6b8eb8 <__read_chk@plt+0xff653ae4> │ │ │ │ - blls 6b6e5c <__read_chk@plt+0x651a88> │ │ │ │ + bmi ff6b8e48 <__read_chk@plt+0xff653a74> │ │ │ │ + blls 6b6dec <__read_chk@plt+0x651a18> │ │ │ │ ldmdals r5, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ movwcc lr, #18893 @ 0x49cd │ │ │ │ - blls 7b6e70 <__read_chk@plt+0x751a9c> │ │ │ │ + blls 7b6e00 <__read_chk@plt+0x751a2c> │ │ │ │ stc2l 0, cr15, [lr], #164 @ 0xa4 │ │ │ │ @ instruction: 0xf0eb4658 │ │ │ │ - blls 351814 <__read_chk@plt+0x2ec440> │ │ │ │ + blls 3517a4 <__read_chk@plt+0x2ec3d0> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ stmdals lr, {r2, r4, r5, r6, r7, sp} │ │ │ │ - ldc2l 1, cr15, [r8], {23} │ │ │ │ - blcs f8f24 <__read_chk@plt+0x93b50> │ │ │ │ + stc2 1, cr15, [r0], {23} │ │ │ │ + blcs f8eb4 <__read_chk@plt+0x93ae0> │ │ │ │ mcrge 4, 4, pc, cr12, cr15, {1} @ │ │ │ │ @ instruction: 0xf117a826 │ │ │ │ - pkhtb pc, r7, r1, asr #25 @ │ │ │ │ + sxtab16 pc, r7, r9, ror #24 @ │ │ │ │ vst1.8 {d25-d26}, [pc], r9 │ │ │ │ stmdbvs fp!, {r8, ip, sp, lr}^ │ │ │ │ ldmdavs r0, {r0, r1, r3, r4, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0dc465a │ │ │ │ @ instruction: 0x4621fe31 │ │ │ │ vst4.8 {d25-d28}, [pc :64], fp │ │ │ │ @ instruction: 0xf00e7000 │ │ │ │ @@ -111550,201 +111522,201 @@ │ │ │ │ msrcs CPSR_sc, r2 @ │ │ │ │ @ instruction: 0xf6bf2a00 │ │ │ │ str sl, [r2, -r8, lsr #30]! │ │ │ │ tstls lr, sp, lsl r9 │ │ │ │ ldmibmi r3!, {r0, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldcge 2, cr2, [sl, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r4, #224, 22 @ 0x38000 │ │ │ │ + andcs lr, r4, #24, 24 @ 0x1800 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0312005 │ │ │ │ ldrb pc, [r5], -r1, asr #21 @ │ │ │ │ - bcs ecc68 <__read_chk@plt+0x87894> │ │ │ │ + bcs ecbf8 <__read_chk@plt+0x87824> │ │ │ │ svcge 0x0041f47f │ │ │ │ - bcs ecd70 <__read_chk@plt+0x8799c> │ │ │ │ + bcs ecd00 <__read_chk@plt+0x8792c> │ │ │ │ svcge 0x003df47f │ │ │ │ stmdacs r0, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ svcge 0x0039f47f │ │ │ │ andcs r4, r5, #2736128 @ 0x29c000 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r6, #200, 22 @ 0x32000 │ │ │ │ + andcs lr, r6, #0, 24 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0312005 │ │ │ │ str pc, [ip, -r9, lsr #21]! │ │ │ │ ldmdavs r0, {r0, r3, r9, fp, ip, pc} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ msrcs CPSR_sc, r2 @ │ │ │ │ svclt 0x00b82a00 │ │ │ │ @ instruction: 0xf6bf930c │ │ │ │ stmdavs fp!, {r2, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ tstls ip, #0, 6 │ │ │ │ eorsle r2, r2, r0, lsl #18 │ │ │ │ - bcs ecb7c <__read_chk@plt+0x877a8> │ │ │ │ + bcs ecb0c <__read_chk@plt+0x87738> │ │ │ │ ldrmi sp, [r9], -sp, rrx │ │ │ │ andcc lr, r1, #3358720 @ 0x334000 │ │ │ │ andcs r9, r2, #0, 6 │ │ │ │ ldrmi r9, [sl], -r3, lsl #4 │ │ │ │ mcrr2 0, 13, pc, ip, cr12 @ │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ @ instruction: 0xf0e2a81c │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blvs ff7b8be8 <__read_chk@plt+0xff753814> │ │ │ │ + blvs ff7b8b78 <__read_chk@plt+0xff7537a4> │ │ │ │ @ instruction: 0xb1ab681b │ │ │ │ orrslt r6, fp, fp, asr sl │ │ │ │ - blls 336f8c <__read_chk@plt+0x2d1bb8> │ │ │ │ + blls 336f1c <__read_chk@plt+0x2d1b48> │ │ │ │ andcs r9, r2, #0, 4 │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ movwcs r4, #1560 @ 0x618 │ │ │ │ andls r4, r3, #26214400 @ 0x1900000 │ │ │ │ ldrmi r9, [sl], -r1, lsl #6 │ │ │ │ ldc2 0, cr15, [r2], #-880 @ 0xfffffc90 │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ @ instruction: 0xf0e2a81c │ │ │ │ - bls 810dac <__read_chk@plt+0x7ab9d8> │ │ │ │ + bls 810d3c <__read_chk@plt+0x7ab968> │ │ │ │ ldmibvs r3, {r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ suble r2, r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf128a81c │ │ │ │ - blls 7d07c4 <__read_chk@plt+0x76b3f0> │ │ │ │ + blls 7d05f4 <__read_chk@plt+0x76b220> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 3fded8 <__read_chk@plt+0x398b04> │ │ │ │ + blls 3fde68 <__read_chk@plt+0x398a94> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe6c0aeb2 │ │ │ │ andcs r9, r3, #0, 6 │ │ │ │ @ instruction: 0x46114b7a │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xff60f0ef │ │ │ │ @ instruction: 0xf0324620 │ │ │ │ strbt pc, [r7], -r7, lsr #20 @ │ │ │ │ andcs r4, r5, #1933312 @ 0x1d8000 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r4, #100352 @ 0x18800 │ │ │ │ + andcs lr, r4, #157696 @ 0x26800 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0312005 │ │ │ │ strb pc, [r4, -r3, asr #20] @ │ │ │ │ ldmdals sp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf075139c │ │ │ │ @ instruction: 0xb118fdf3 │ │ │ │ - blcs ec71c <__read_chk@plt+0x87348> │ │ │ │ + blcs ec6ac <__read_chk@plt+0x872d8> │ │ │ │ mcrge 4, 7, pc, cr8, cr15, {3} @ │ │ │ │ @ instruction: 0x93269b1d │ │ │ │ movwls sl, #60189 @ 0xeb1d │ │ │ │ andsls lr, fp, fp, ror #13 │ │ │ │ stmdami r7!, {r1, r3, r4, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0ad4478 │ │ │ │ ldr pc, [sp, #2881]! @ 0xb41 │ │ │ │ movwls r2, #49921 @ 0xc301 │ │ │ │ - bvs 13cc250 <__read_chk@plt+0x1366e7c> │ │ │ │ + bvs 13cc1e0 <__read_chk@plt+0x1366e0c> │ │ │ │ @ instruction: 0xd1a32b00 │ │ │ │ @ instruction: 0x9322e7bd │ │ │ │ tstls sp, #1073741824 @ 0x40000000 │ │ │ │ - blls 337080 <__read_chk@plt+0x2d1cac> │ │ │ │ + blls 337010 <__read_chk@plt+0x2d1c3c> │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ @ instruction: 0xf0eb0354 │ │ │ │ ldrdls pc, [lr], -r5 │ │ │ │ @ instruction: 0xf117202c │ │ │ │ - blls 4d19f4 <__read_chk@plt+0x46c620> │ │ │ │ + blls 4d1824 <__read_chk@plt+0x46c450> │ │ │ │ andls r2, sp, ip, lsr #4 │ │ │ │ - @ instruction: 0xf7914619 │ │ │ │ - ldmdami r6, {r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf7924619 │ │ │ │ + ldmdami r6, {r5, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1304478 │ │ │ │ - blls 452118 <__read_chk@plt+0x3ecd44> │ │ │ │ + blls 451f48 <__read_chk@plt+0x3ecb74> │ │ │ │ stmdbls lr, {r0, r2, r3, r4, r9, fp, sp, pc} │ │ │ │ @ instruction: 0x46186018 │ │ │ │ @ instruction: 0xf0eb615a │ │ │ │ strdlt pc, [r8, -pc]! @ │ │ │ │ - bvs 6f90bc <__read_chk@plt+0x693ce8> │ │ │ │ + bvs 6f904c <__read_chk@plt+0x693c78> │ │ │ │ stmdavc r2, {r4, r8, ip, sp, pc} │ │ │ │ teqle r7, r0, lsl #20 │ │ │ │ ldmdbvs fp, {r0, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xb3286818 │ │ │ │ @ instruction: 0xf067991c │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbls fp, {r1, r3, r5, r8, ip, lr, pc} │ │ │ │ suble r2, sp, r0, lsl #18 │ │ │ │ andcs r9, r0, #28, 22 @ 0x7000 │ │ │ │ movwcs r6, #4171 @ 0x104b │ │ │ │ stmdals lr, {r2, r3, r4, r9, ip, pc} │ │ │ │ @ instruction: 0xf0eb930f │ │ │ │ stmdals sp, {r0, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xff5ef0eb │ │ │ │ - blls 4b8d34 <__read_chk@plt+0x453960> │ │ │ │ + blls 4b8cc4 <__read_chk@plt+0x4538f0> │ │ │ │ ldmdage ip, {r1, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf128930d │ │ │ │ - blls 4506ac <__read_chk@plt+0x3eb2d8> │ │ │ │ - bcs f8d40 <__read_chk@plt+0x9396c> │ │ │ │ + blls 4504dc <__read_chk@plt+0x3eb108> │ │ │ │ + bcs f8cd0 <__read_chk@plt+0x938fc> │ │ │ │ mrcge 4, 1, APSR_nzcv, cr9, cr15, {1} │ │ │ │ andsmi r9, r3, #12, 20 @ 0xc000 │ │ │ │ ldmdbmi sl!, {r0, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xe6254479 │ │ │ │ @ instruction: 0xf0e8930f │ │ │ │ - blls 4d1518 <__read_chk@plt+0x46c144> │ │ │ │ - blls 42a550 <__read_chk@plt+0x3c517c> │ │ │ │ + blls 4d14a8 <__read_chk@plt+0x46c0d4> │ │ │ │ + blls 42a4e0 <__read_chk@plt+0x3c510c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ bicle r2, pc, r0, lsl #16 │ │ │ │ ldrb r2, [sl, r0, lsl #6] │ │ │ │ - b 1890348 <__read_chk@plt+0x182af74> │ │ │ │ - blx ffe0e8e4 <__read_chk@plt+0xffda9510> │ │ │ │ - bvs 6f913c <__read_chk@plt+0x693d68> │ │ │ │ - blx 70e8ee <__read_chk@plt+0x6a951a> │ │ │ │ + b fe6902d8 <__read_chk@plt+0xfe62af04> │ │ │ │ + blx ffe0e874 <__read_chk@plt+0xffda94a0> │ │ │ │ + bvs 6f90cc <__read_chk@plt+0x693cf8> │ │ │ │ + blx 70e87e <__read_chk@plt+0x6a94aa> │ │ │ │ stmdbls sp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movwls sl, #2594 @ 0xa22 │ │ │ │ ldrmi r9, [sl], -pc, lsl #4 │ │ │ │ stmdbls pc, {r3, r9, fp, sp, lr} @ │ │ │ │ cdp2 0, 9, cr15, cr4, cr3, {1} │ │ │ │ stmdbls r2!, {r0, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf5036813 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blls 41afc0 <__read_chk@plt+0x3b5bec> │ │ │ │ + blls 41af50 <__read_chk@plt+0x3b5b7c> │ │ │ │ @ instruction: 0xf1396958 │ │ │ │ - blls 9913bc <__read_chk@plt+0x92bfe8> │ │ │ │ + blls 9911ec <__read_chk@plt+0x92be18> │ │ │ │ adcle r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf117980f │ │ │ │ - @ instruction: 0xe7a5fb7b │ │ │ │ + str pc, [r5, r3, lsr #22]! │ │ │ │ tstls pc, r8, ror r0 @ │ │ │ │ - stc2l 1, cr15, [lr], #92 @ 0x5c │ │ │ │ + ldc2 1, cr15, [r6], {23} │ │ │ │ rsbscs r9, r8, #245760 @ 0x3c000 │ │ │ │ @ instruction: 0xf791901b │ │ │ │ - ldmdbls fp, {r1, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdbls fp, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf043780b │ │ │ │ andvc r0, fp, r1, lsl #6 │ │ │ │ stmdals ip, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blcs fdcec <__read_chk@plt+0x98918> │ │ │ │ + blcs fdc7c <__read_chk@plt+0x988a8> │ │ │ │ stclge 4, cr15, [sp, #252]! @ 0xfc │ │ │ │ andcs r4, r5, #360448 @ 0x58000 │ │ │ │ @ instruction: 0xf7924479 │ │ │ │ - andcs lr, r4, #630784 @ 0x9a000 │ │ │ │ + andcs lr, r4, #860160 @ 0xd2000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0314610 │ │ │ │ strb pc, [r0, #2427]! @ 0x97b @ │ │ │ │ - eorseq ip, r4, r8, asr r9 │ │ │ │ + eorseq ip, r4, r8, asr #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r4, r4, asr #18 │ │ │ │ - @ instruction: 0x0018c8fe │ │ │ │ + ldrhteq ip, [r4], -r4 │ │ │ │ + andseq ip, r8, r2, lsl r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mlaseq r4, r6, r8, ip │ │ │ │ - andseq ip, r8, r2, asr #14 │ │ │ │ - andseq r1, r8, ip, lsl sp │ │ │ │ - andseq r1, r8, r4, lsl sp │ │ │ │ - @ instruction: 0x0018c6b8 │ │ │ │ - andseq ip, r8, r8, lsl #10 │ │ │ │ - andseq ip, r8, r8, asr #11 │ │ │ │ - andseq ip, r9, lr, asr #10 │ │ │ │ - andseq ip, r8, r0, asr #10 │ │ │ │ - andseq lr, r9, r4, asr r5 │ │ │ │ - andseq r9, r8, r0, lsr r3 │ │ │ │ - andseq ip, r8, ip, lsr #7 │ │ │ │ - andseq ip, r8, r0, asr #6 │ │ │ │ + eorseq ip, r4, r6, lsl #18 │ │ │ │ + andseq ip, r8, r6, asr r6 │ │ │ │ + andseq r1, r8, r0, lsr ip │ │ │ │ + andseq r1, r8, r8, lsr #24 │ │ │ │ + andseq ip, r8, ip, asr #11 │ │ │ │ + andseq ip, r8, ip, lsl r4 │ │ │ │ + @ instruction: 0x0018c4dc │ │ │ │ + andseq ip, r9, r2, ror #8 │ │ │ │ + andseq ip, r8, r4, asr r4 │ │ │ │ + andseq lr, r9, r8, ror #8 │ │ │ │ + andseq r9, r8, r4, asr #4 │ │ │ │ + andseq ip, r8, r0, asr #5 │ │ │ │ + andseq ip, r8, r4, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec297d8 <__read_chk@plt+0xfebc4404> │ │ │ │ + bl fec29768 <__read_chk@plt+0xfebc4394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ movwls r2, #5120 @ 0x1400 │ │ │ │ stmib sp, {r0, r1, r5, r9, sl, lr}^ │ │ │ │ strls r4, [r0], #-1026 @ 0xfffffbfe │ │ │ │ mcr2 0, 4, pc, cr4, cr1, {0} @ │ │ │ │ andcs fp, r3, #64, 2 │ │ │ │ @@ -111789,19 +111761,19 @@ │ │ │ │ andcs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xff9af09f │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ rscshi pc, ip, r0 │ │ │ │ movweq pc, #33188 @ 0x81a4 @ │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ movwls r4, #22040 @ 0x5618 │ │ │ │ - stc 7, cr15, [r0, #-584] @ 0xfffffdb8 │ │ │ │ + ldc 7, cr15, [r8, #-584]! @ 0xfffffdb8 │ │ │ │ @ instruction: 0xf88469b3 │ │ │ │ ldmvs sl, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ - blcs eca28 <__read_chk@plt+0x87654> │ │ │ │ + blcs ec9b8 <__read_chk@plt+0x875e4> │ │ │ │ rschi pc, ip, r0 │ │ │ │ @ instruction: 0xf006685e │ │ │ │ @ instruction: 0xf3c60901 │ │ │ │ @ instruction: 0xf8df0640 │ │ │ │ svcge 0x000e2564 │ │ │ │ stmiaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ @@ -111821,68 +111793,68 @@ │ │ │ │ ldrbtmi r2, [sl], #-25 @ 0xffffffe7 │ │ │ │ stccs 8, cr15, [r0], #272 @ 0x110 │ │ │ │ strcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf844210b │ │ │ │ ldrbtmi r3, [sl], #-3212 @ 0xfffff374 │ │ │ │ smlawteq r8, sp, r9, lr │ │ │ │ ldccs 8, cr15, [r0], {68} @ 0x44 │ │ │ │ - bge 8daba4 <__read_chk@plt+0x8757d0> │ │ │ │ + bge 8dab34 <__read_chk@plt+0x875760> │ │ │ │ addvc pc, r0, pc, asr #8 │ │ │ │ andeq pc, r0, r4, asr #5 │ │ │ │ stmib sp, {r3, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf04f012c │ │ │ │ @ instruction: 0x211f32ff │ │ │ │ andne pc, r1, r0, asr #4 │ │ │ │ andeq pc, r0, r4, asr #5 │ │ │ │ @ instruction: 0xf8449307 │ │ │ │ stmib sp, {r3, r5, r6, sl, fp, sp}^ │ │ │ │ - blls 312c14 <__read_chk@plt+0x2ad840> │ │ │ │ + blls 312ba4 <__read_chk@plt+0x2ad7d0> │ │ │ │ @ instruction: 0xf8dfb116 │ │ │ │ ldrbtmi r3, [fp], #-1260 @ 0xfffffb14 │ │ │ │ ldmdbvs r2, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ andcc lr, r1, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf8df4640 │ │ │ │ andcs r3, r1, #216, 8 @ 0xd8000000 │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ ldrbcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - bl fea905d0 <__read_chk@plt+0xfea2b1fc> │ │ │ │ + bl ff890560 <__read_chk@plt+0xff82b18c> │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df8178 │ │ │ │ @ instruction: 0xf8df24c0 │ │ │ │ ldrbtmi r3, [sl], #-1216 @ 0xfffffb40 │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf8df3c8c │ │ │ │ @ instruction: 0xf84434b8 │ │ │ │ ldrbtmi r2, [fp], #-3228 @ 0xfffff364 │ │ │ │ movwcs r6, #2456 @ 0x998 │ │ │ │ stccc 8, cr15, [r9], {4} │ │ │ │ @ instruction: 0xf876f0a0 │ │ │ │ vsub.i8 d2, d0, d2 │ │ │ │ - blls 372cd8 <__read_chk@plt+0x30d904> │ │ │ │ + blls 372c68 <__read_chk@plt+0x30d894> │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ ldclcc 8, cr15, [ip], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf8442560 │ │ │ │ @ instruction: 0xf8da3c6c │ │ │ │ @ instruction: 0xf8443000 │ │ │ │ @ instruction: 0xf5031c80 │ │ │ │ @ instruction: 0xf8445340 │ │ │ │ stmdals r5, {r4, r5, r6, sl, fp, sp} │ │ │ │ @ instruction: 0xf8d32200 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ movwls r9, #11015 @ 0x2b07 │ │ │ │ - blls 2e3110 <__read_chk@plt+0x27dd3c> │ │ │ │ + blls 2e30a0 <__read_chk@plt+0x27dccc> │ │ │ │ vcgt.s8 d25, d1, d1 │ │ │ │ strls r0, [r3, -r1, lsl #6] │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ - @ instruction: 0xf113603d │ │ │ │ - mcrrne 8, 2, pc, r3, cr15 @ │ │ │ │ + @ instruction: 0xf112603d │ │ │ │ + mcrrne 15, 13, pc, r3, cr7 @ │ │ │ │ stmiale r6!, {r5, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ @@ -111916,99 +111888,99 @@ │ │ │ │ @ instruction: 0xffffff43 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ muleq r0, r1, r0 │ │ │ │ movwls sl, #23372 @ 0x5b4c │ │ │ │ @ instruction: 0xf04f2600 │ │ │ │ ldr r0, [r4, -r1, lsl #18] │ │ │ │ movwcs r4, #3566 @ 0xdee │ │ │ │ - bl 338cbc <__read_chk@plt+0x2d38e8> │ │ │ │ + bl 338c4c <__read_chk@plt+0x2d3878> │ │ │ │ ldrbtmi r0, [sp], #-582 @ 0xfffffdba │ │ │ │ @ instruction: 0xf09f69a8 │ │ │ │ @ instruction: 0x4601ff1f │ │ │ │ vcgt.s8 d27, d1, d8 │ │ │ │ stmdals r5, {r0, r9} │ │ │ │ - bl ffe90708 <__read_chk@plt+0xffe2b334> │ │ │ │ + stc 7, cr15, [lr], #-584 @ 0xfffffdb8 │ │ │ │ andcs r6, r0, #2801664 @ 0x2ac000 │ │ │ │ svccs 0x00f8f884 │ │ │ │ - bl 1acb34 <__read_chk@plt+0x147760> │ │ │ │ + bl 1acac4 <__read_chk@plt+0x1476f0> │ │ │ │ ldmvs fp, {r1, r7, r8, r9}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs lr, {r1, r2, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ stmdbeq r1, {r1, r2, ip, sp, lr, pc} │ │ │ │ strbeq pc, [r0], -r6, asr #7 @ │ │ │ │ - ldclmi 7, cr14, [pc, #220] @ d29c0 <__read_chk@plt+0x6d5ec> │ │ │ │ + ldclmi 7, cr14, [pc, #220] @ d2950 <__read_chk@plt+0x6d57c> │ │ │ │ stmdbls r5, {r8, r9, sp} │ │ │ │ subeq lr, r6, #9216 @ 0x2400 │ │ │ │ stmibvs r8!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ mcr2 0, 3, pc, cr10, cr15, {4} @ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ ldrdcs sp, [r7], -sp @ │ │ │ │ - @ instruction: 0xf964f115 │ │ │ │ + @ instruction: 0xf90cf115 │ │ │ │ @ instruction: 0xf089e727 │ │ │ │ str r0, [r4, -r1, lsl #18]! │ │ │ │ streq pc, [r1], -r6, lsl #1 │ │ │ │ - blls 2cc594 <__read_chk@plt+0x2671c0> │ │ │ │ + blls 2cc524 <__read_chk@plt+0x267150> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #202 @ 0xca │ │ │ │ ldr r9, [sl, -r7, lsl #6] │ │ │ │ ldrbtmi r4, [r8], #-2257 @ 0xfffff72f │ │ │ │ @ instruction: 0xf8c4f0ad │ │ │ │ @ instruction: 0xf50d4ad0 │ │ │ │ - blmi fefe6f50 <__read_chk@plt+0xfef81b7c> │ │ │ │ + blmi fefe6ee0 <__read_chk@plt+0xfef81b0c> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi SPSR_fx, r0, asr #32 │ │ │ │ stcpl 5, cr15, [r9, #52] @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf8148ff0 │ │ │ │ strmi r3, [r5], -r8, lsl #24 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi ff232bec <__read_chk@plt+0xff1cd818> │ │ │ │ + blmi ff232b7c <__read_chk@plt+0xff1cd7a8> │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ movwcs r8, #169 @ 0xa9 │ │ │ │ @ instruction: 0xf1099905 │ │ │ │ @ instruction: 0xf09f0202 │ │ │ │ vceq.f32 , q8, │ │ │ │ @ instruction: 0xf1a74319 │ │ │ │ eorsvs r0, fp, r8, lsl #2 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ stmdals r5, {r0, r1, r3, r4, r5, r7, r9, fp, lr} │ │ │ │ andcs pc, r2, fp, asr r8 @ │ │ │ │ - bmi fef77194 <__read_chk@plt+0xfef11dc0> │ │ │ │ + bmi fef77124 <__read_chk@plt+0xfef11d50> │ │ │ │ andhi pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0xf8cd2200 │ │ │ │ andls r8, r0, #4 │ │ │ │ @ instruction: 0xf9a6f10c │ │ │ │ orrvc pc, r2, #164, 10 @ 0x29000000 │ │ │ │ andsvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 272e50 <__read_chk@plt+0x20da7c> │ │ │ │ + blls 272de0 <__read_chk@plt+0x20da0c> │ │ │ │ tstlt fp, fp, asr r8 │ │ │ │ - blcs f4a20 <__read_chk@plt+0x8f64c> │ │ │ │ + blcs f49b0 <__read_chk@plt+0x8f5dc> │ │ │ │ sbchi pc, sp, r0 │ │ │ │ ldcge 5, cr9, [r6, #-0] │ │ │ │ andcs r2, r0, #335544320 @ 0x14000000 │ │ │ │ andseq pc, ip, r5, lsr #3 │ │ │ │ cdp2 0, 15, cr15, cr0, cr4, {4} │ │ │ │ rsbsle r2, sl, r0, lsl #28 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ sbchi pc, r3, r0 │ │ │ │ andcs r2, r1, #0, 2 │ │ │ │ @ instruction: 0xf04f4608 │ │ │ │ @ instruction: 0xf7b10900 │ │ │ │ - @ instruction: 0x4606ff39 │ │ │ │ + @ instruction: 0x4606ff37 │ │ │ │ @ instruction: 0xf8ccf085 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ andseq pc, r8, r5, lsr #3 │ │ │ │ @ instruction: 0xf8d39a0b │ │ │ │ - blls 256ce8 <__read_chk@plt+0x1f1914> │ │ │ │ + blls 256c78 <__read_chk@plt+0x1f18a4> │ │ │ │ ldmdbvs fp, {r0, r2, r3, r4, r6, fp, sp, lr}^ │ │ │ │ stmdbls r1, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strls r6, [r0, #-3181] @ 0xfffff393 │ │ │ │ cdp2 0, 11, cr15, cr12, cr2, {4} │ │ │ │ @ instruction: 0x46494b9b │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrmi r9, [r8], -r5, lsl #6 │ │ │ │ @@ -112016,188 +111988,188 @@ │ │ │ │ @ instruction: 0xf8544b98 │ │ │ │ @ instruction: 0xf85b1cfc │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf0856b98 │ │ │ │ @ instruction: 0x4605f991 │ │ │ │ rsble r2, r8, r0, lsl #28 │ │ │ │ @ instruction: 0xf7b24648 │ │ │ │ - rsb pc, r4, r9, asr #17 │ │ │ │ + rsb pc, r4, r7, asr #17 │ │ │ │ andcs r4, r4, #148480 @ 0x24400 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf030447b │ │ │ │ @ instruction: 0xe76dff1b │ │ │ │ - bmi fe4a5084 <__read_chk@plt+0xfe43fcb0> │ │ │ │ + bmi fe4a5014 <__read_chk@plt+0xfe43fc40> │ │ │ │ ldrbtmi r4, [r9], #-2959 @ 0xfffff471 │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ stmib sp, {r2, r4, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ strbmi r3, [r0], -r1, lsl #4 │ │ │ │ andcs r4, r1, #140, 22 @ 0x23000 │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ ldrbtmi r4, [fp], #-2955 @ 0xfffff475 │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0xf7924619 │ │ │ │ - stmdblt lr, {r1, r4, r5, r9, fp, sp, lr, pc}^ │ │ │ │ - blmi fe325498 <__read_chk@plt+0xfe2c00c4> │ │ │ │ + stmdblt lr, {r1, r3, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ + blmi fe325428 <__read_chk@plt+0xfe2c0054> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ - bmi fe30c4b4 <__read_chk@plt+0xfe2a70e0> │ │ │ │ + bmi fe30c444 <__read_chk@plt+0xfe2a7070> │ │ │ │ ldrbtmi r4, [sl], #-2952 @ 0xfffff478 │ │ │ │ sxtab16 r4, r8, fp, ror #8 │ │ │ │ - blmi fe2e54a8 <__read_chk@plt+0xfe2800d4> │ │ │ │ + blmi fe2e5438 <__read_chk@plt+0xfe280064> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ - blmi fe2cc4a0 <__read_chk@plt+0xfe2670cc> │ │ │ │ + blmi fe2cc430 <__read_chk@plt+0xfe26705c> │ │ │ │ andcs r2, r5, r4, lsl #4 │ │ │ │ @ instruction: 0xf030447b │ │ │ │ strb pc, [r1, -pc, ror #29] @ │ │ │ │ ldrbtmi r4, [r8], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xf802f0ad │ │ │ │ - blmi fe1cc79c <__read_chk@plt+0xfe1673c8> │ │ │ │ + blmi fe1cc72c <__read_chk@plt+0xfe167358> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ strb r9, [lr], -r7, lsl #6 │ │ │ │ stmdbls r5, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf09f464a │ │ │ │ tstpcs r9, #912 @ p-variant is OBSOLETE @ 0x390 │ │ │ │ @ instruction: 0xf1b9e757 │ │ │ │ rsbsle r0, r2, r0, lsl #30 │ │ │ │ - @ instruction: 0xf898f7b2 │ │ │ │ + @ instruction: 0xf896f7b2 │ │ │ │ strcs r9, [r0], -r6, lsl #22 │ │ │ │ ldmdbvs sl, {r0, r1, r3, r8, fp, ip, pc}^ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ stmib sp, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ strls r6, [r0], -r2, lsl #12 │ │ │ │ ldclpl 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf0829501 │ │ │ │ @ instruction: 0xf8daff5b │ │ │ │ strmi r3, [r5], -r0 │ │ │ │ @ instruction: 0xf5034630 │ │ │ │ @ instruction: 0xf8c35340 │ │ │ │ @ instruction: 0xf7b265b0 │ │ │ │ - @ instruction: 0x4642f89d │ │ │ │ + @ instruction: 0x4642f89b │ │ │ │ svcne 0x00382100 │ │ │ │ stc2l 1, cr15, [ip], {12} │ │ │ │ rsbsle r2, r0, r0, lsl #26 │ │ │ │ andcs r4, r5, #1736704 @ 0x1a8000 │ │ │ │ @ instruction: 0xf5a42000 │ │ │ │ ldrbtmi r7, [r9], #-1156 @ 0xfffffb7c │ │ │ │ - svc 0x00c6f791 │ │ │ │ + svc 0x00fef791 │ │ │ │ strmi r2, [r3], -r3, lsl #2 │ │ │ │ andcs r2, r5, r4, lsl #4 │ │ │ │ @ instruction: 0xf0ef9500 │ │ │ │ stmdbmi r4!, {r0, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stmdavs r4!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - svc 0x00b8f791 │ │ │ │ + svc 0x00f0f791 │ │ │ │ strmi r2, [r1], -r1, lsl #6 │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf9def009 │ │ │ │ andeq pc, r8, r7, lsr #3 │ │ │ │ - @ instruction: 0xf874f117 │ │ │ │ + @ instruction: 0xf81cf117 │ │ │ │ teqeq r5, r8, ror #13 │ │ │ │ ldreq pc, [r0, #-133] @ 0xffffff7b │ │ │ │ @ instruction: 0xf7b2e72e │ │ │ │ - @ instruction: 0xf085f84f │ │ │ │ + @ instruction: 0xf085f84d │ │ │ │ @ instruction: 0xf8daf80f │ │ │ │ @ instruction: 0xf1a53000 │ │ │ │ - bls 392bcc <__read_chk@plt+0x32d7f8> │ │ │ │ + bls 392b5c <__read_chk@plt+0x32d788> │ │ │ │ ldrsbtne pc, [ip], r3 @ │ │ │ │ stmib sp, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdavs sp, {r0, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0x6c6d695b │ │ │ │ @ instruction: 0xf0829500 │ │ │ │ - blmi 1052380 <__read_chk@plt+0xfecfac> │ │ │ │ + blmi 1052310 <__read_chk@plt+0xfecf3c> │ │ │ │ @ instruction: 0xf85b4649 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ @ instruction: 0xf0854618 │ │ │ │ - blmi f90c60 <__read_chk@plt+0xf2b88c> │ │ │ │ + blmi f90bf0 <__read_chk@plt+0xf2b81c> │ │ │ │ ldclne 8, cr15, [ip], #336 @ 0x150 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blvs fe6ecc0c <__read_chk@plt+0xfe687838> │ │ │ │ + blvs fe6ecb9c <__read_chk@plt+0xfe6877c8> │ │ │ │ @ instruction: 0xf8d4f085 │ │ │ │ strbmi r4, [r8], -r5, lsl #12 │ │ │ │ - @ instruction: 0xf848f7b2 │ │ │ │ + @ instruction: 0xf846f7b2 │ │ │ │ @ instruction: 0xf8dae7a9 │ │ │ │ andcs r3, r1, #0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcs pc, [r0, #2243]! @ 0x8c3 │ │ │ │ @ instruction: 0xf115e784 │ │ │ │ - blmi 1111f80 <__read_chk@plt+0x10acbac> │ │ │ │ + blmi 1111db0 <__read_chk@plt+0x10ac9dc> │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf7926818 │ │ │ │ - @ instruction: 0xf114ea90 │ │ │ │ - @ instruction: 0xf8dafff1 │ │ │ │ + @ instruction: 0xf114eac8 │ │ │ │ + @ instruction: 0xf8daff99 │ │ │ │ ldmdavs fp!, {sp} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ @ instruction: 0xf892603b │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf8820120 │ │ │ │ @ instruction: 0x464910f4 │ │ │ │ ldmdbmi r5!, {r1, r2, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ strvc pc, [r4], #1444 @ 0x5a4 │ │ │ │ @ instruction: 0xe79a4479 │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ @ instruction: 0xf7914479 │ │ │ │ - andcs lr, r4, #84, 30 @ 0x150 │ │ │ │ + andcs lr, r4, #140, 30 @ 0x230 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0302005 │ │ │ │ @ instruction: 0xe687fe35 │ │ │ │ - mrc 7, 6, APSR_nzcv, cr2, cr1, {4} │ │ │ │ - eorseq ip, r4, r6, asr r2 │ │ │ │ + svc 0x000af791 │ │ │ │ + eorseq ip, r4, r6, asr #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r4, r2, asr #4 │ │ │ │ + ldrhteq ip, [r4], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq fp, [sl], -sl │ │ │ │ - strhteq r9, [sp], -r4 │ │ │ │ - eoreq r9, sp, sl, ror #4 │ │ │ │ - eoreq r9, sp, sl, asr r2 │ │ │ │ - eoreq r9, sp, ip, asr #4 │ │ │ │ - andseq r0, r8, lr, lsl lr │ │ │ │ - andseq r7, r7, sl, asr #22 │ │ │ │ - @ instruction: 0x001888fe │ │ │ │ - eoreq r9, sp, ip, asr #3 │ │ │ │ - andseq ip, r8, ip, asr r2 │ │ │ │ - @ instruction: 0x0018c1b6 │ │ │ │ - andseq r8, r8, r4, lsl #18 │ │ │ │ - eorseq fp, sl, lr, asr #3 │ │ │ │ - eorseq fp, sl, sl, asr #1 │ │ │ │ - eorseq fp, sl, r8, lsl #1 │ │ │ │ - andseq r8, r8, r2, asr #15 │ │ │ │ - eorseq fp, r4, r6, asr pc │ │ │ │ - eorseq fp, sl, ip, lsl r0 │ │ │ │ + eorseq fp, sl, sl, ror #6 │ │ │ │ + strhteq r9, [sp], -r8 │ │ │ │ + eoreq r9, sp, lr, ror #2 │ │ │ │ + eoreq r9, sp, lr, asr r1 │ │ │ │ + eoreq r9, sp, r0, asr r1 │ │ │ │ + andseq r0, r8, r2, lsr sp │ │ │ │ + mulseq r7, r2, sl │ │ │ │ + andseq r8, r8, r2, lsl r8 │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + andseq ip, r8, r0, ror r1 │ │ │ │ + andseq ip, r8, sl, asr #1 │ │ │ │ + andseq r8, r8, r8, lsl r8 │ │ │ │ + eorseq fp, sl, lr, lsr r2 │ │ │ │ + eorseq fp, sl, sl, lsr r1 │ │ │ │ + ldrshteq fp, [sl], -r8 │ │ │ │ + @ instruction: 0x001886d6 │ │ │ │ + eorseq fp, r4, r6, asr #31 │ │ │ │ + eorseq fp, sl, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ - andseq r8, r8, r0, lsl r7 │ │ │ │ - @ instruction: 0x001777d6 │ │ │ │ - @ instruction: 0x001777d8 │ │ │ │ - @ instruction: 0x001777de │ │ │ │ - mulseq r8, r8, pc @ │ │ │ │ - andseq fp, r8, r2, ror pc │ │ │ │ - andseq fp, r8, r8, asr #29 │ │ │ │ - andseq r8, r8, lr, lsr #12 │ │ │ │ - @ instruction: 0x0018bebe │ │ │ │ - andseq r8, r8, r8, lsl r6 │ │ │ │ - andseq fp, r8, r0, asr #29 │ │ │ │ - andseq r8, r8, sl, lsl r6 │ │ │ │ - andseq fp, r8, r0, asr #29 │ │ │ │ - andseq r8, r8, r2, lsr #14 │ │ │ │ + andseq r8, r8, r4, lsr #12 │ │ │ │ + andseq r7, r7, lr, lsl r7 │ │ │ │ + andseq r7, r7, r0, lsr #14 │ │ │ │ + andseq r7, r7, r6, lsr #14 │ │ │ │ + andseq fp, r8, ip, lsr #29 │ │ │ │ + andseq fp, r8, r6, lsl #29 │ │ │ │ + @ instruction: 0x0018bddc │ │ │ │ + andseq r8, r8, r2, asr #10 │ │ │ │ + @ instruction: 0x0018bdd2 │ │ │ │ + andseq r8, r8, ip, lsr #10 │ │ │ │ + @ instruction: 0x0018bdd4 │ │ │ │ + andseq r8, r8, lr, lsr #10 │ │ │ │ + @ instruction: 0x0018bdd4 │ │ │ │ + andseq r8, r8, r6, lsr r6 │ │ │ │ andeq r0, r0, r8, ror fp │ │ │ │ - andseq fp, r8, r2, ror lr │ │ │ │ - andseq fp, r8, ip, ror lr │ │ │ │ + andseq fp, r8, r6, lsl #27 │ │ │ │ + mulseq r8, r0, sp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq fp, r8, r4, lsl #27 │ │ │ │ - andseq fp, r8, r4, asr #27 │ │ │ │ + mulseq r8, r8, ip │ │ │ │ + @ instruction: 0x0018bcd8 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, sp, lsr #26 │ │ │ │ strmi r4, [r6], -sp, lsr #22 │ │ │ │ - bmi c23ee0 <__read_chk@plt+0xbbeb0c> │ │ │ │ + bmi c23e70 <__read_chk@plt+0xbbea9c> │ │ │ │ svcge 0x00024c2d │ │ │ │ stmiapl fp!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ ldrtmi r0, [fp], -r0, lsl #6 │ │ │ │ andhi pc, r4, r2, asr r8 @ │ │ │ │ stmdbvs sl, {sl, sp}^ │ │ │ │ @@ -112212,42 +112184,42 @@ │ │ │ │ @ instruction: 0xf0424631 │ │ │ │ andls r0, r2, #268435456 @ 0x10000000 │ │ │ │ ldrsbteq pc, [ip], r0 @ │ │ │ │ stmdbvs sl!, {sl, ip, pc}^ │ │ │ │ @ instruction: 0xf902f0c6 │ │ │ │ andcs r4, r5, #425984 @ 0x68000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 5, APSR_nzcv, cr2, cr1, {4} │ │ │ │ + mcr 7, 7, pc, cr10, cr1, {4} @ │ │ │ │ strmi r6, [r3], -sp, ror #18 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ strls r2, [r0, #-256] @ 0xffffff00 │ │ │ │ - blx fe90f114 <__read_chk@plt+0xfe8a9d40> │ │ │ │ - bmi 5e45dc <__read_chk@plt+0x57f208> │ │ │ │ + blx fe90f0a4 <__read_chk@plt+0xfe8a9cd0> │ │ │ │ + bmi 5e456c <__read_chk@plt+0x57f198> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r4, r2, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #229376 @ 0x38000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr6, cr1, {4} │ │ │ │ + mcr 7, 6, pc, cr14, cr1, {4} @ │ │ │ │ strmi r6, [r3], -sp, ror #18 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ strls r4, [r0, #-1569] @ 0xfffff9df │ │ │ │ - blx fe20f14c <__read_chk@plt+0xfe1a9d78> │ │ │ │ + blx fe20f0dc <__read_chk@plt+0xfe1a9d08> │ │ │ │ strb r4, [r2, r0, lsr #12]! │ │ │ │ - mrc 7, 0, APSR_nzcv, cr2, cr1, {4} │ │ │ │ - mlaseq r4, ip, fp, fp │ │ │ │ + mcr 7, 2, pc, cr10, cr1, {4} @ │ │ │ │ + eorseq fp, r4, ip, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r4, r4, fp, fp │ │ │ │ + eorseq fp, r4, r4, lsl #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, r8, r6, asr #25 │ │ │ │ - eorseq fp, r4, r6, lsr #22 │ │ │ │ - andseq fp, r8, r2, asr #25 │ │ │ │ + @ instruction: 0x0018bbda │ │ │ │ + mlaseq r4, r6, fp, fp │ │ │ │ + @ instruction: 0x0018bbd6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, pc, lsl fp │ │ │ │ ldrsbtgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ ldrbtmi r4, [fp], #-1556 @ 0xfffff9ec │ │ │ │ @@ -112260,15 +112232,15 @@ │ │ │ │ @ instruction: 0xf0c69700 │ │ │ │ tstplt r8, r9, lsr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0136823 │ │ │ │ tstle r2, r1, lsl #14 │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ @ instruction: 0xf7914479 │ │ │ │ - stmdbvs ip!, {r2, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs ip!, {r2, r3, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf0ef9400 │ │ │ │ ldrtmi pc, [r8], -r1, asr #20 @ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d881f0 │ │ │ │ @ instruction: 0xf0830000 │ │ │ │ @@ -112276,19 +112248,19 @@ │ │ │ │ eorvs r4, r3, r1, lsr r6 │ │ │ │ @ instruction: 0xf8d04623 │ │ │ │ strcs r0, [r1], #-188 @ 0xffffff44 │ │ │ │ @ instruction: 0xf0c69400 │ │ │ │ ldrtmi pc, [r8], -r3, lsl #17 @ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ svclt 0x000081f0 │ │ │ │ - ldrhteq fp, [r4], -r6 │ │ │ │ + eorseq fp, r4, r6, lsr #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq fp, r8, r4, asr ip │ │ │ │ + andseq fp, r8, r8, ror #22 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2a058 <__read_chk@plt+0xfebc4c84> │ │ │ │ + bl fec29fe8 <__read_chk@plt+0xfebc4c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46030fd8 │ │ │ │ @ instruction: 0x461548bc │ │ │ │ ldrbtmi r4, [r8], #-2748 @ 0xfffff544 │ │ │ │ @ instruction: 0xb0864cbc │ │ │ │ stmpl r2, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ @@ -112326,27 +112298,27 @@ │ │ │ │ vqadd.s8 q8, q0, q13 │ │ │ │ addsmi r1, r3, #1879048207 @ 0x7000000f │ │ │ │ vhadd.s8 d29, d0, d17 │ │ │ │ addsmi r2, r3, #1610612736 @ 0x60000000 │ │ │ │ rscshi pc, r2, r0 │ │ │ │ rscsne pc, r5, #64, 4 │ │ │ │ @ instruction: 0xd1064293 │ │ │ │ - blmi fe625960 <__read_chk@plt+0xfe5c058c> │ │ │ │ + blmi fe6258f0 <__read_chk@plt+0xfe5c051c> │ │ │ │ stmiapl r2!, {r0, r5, r7, fp, ip, lr}^ │ │ │ │ andsvs r6, sl, fp, lsl #16 │ │ │ │ ldmmi r3, {r0, r1, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ae4478 │ │ │ │ - andcs pc, r0, r1, asr #26 │ │ │ │ - blmi fe3e596c <__read_chk@plt+0xfe380598> │ │ │ │ + andcs pc, r0, pc, lsr sp @ │ │ │ │ + blmi fe3e58fc <__read_chk@plt+0xfe380528> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 22cf98 <__read_chk@plt+0x1c7bc4> │ │ │ │ + blls 22cf28 <__read_chk@plt+0x1c7b54> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, r6, fp, lsl #2 │ │ │ │ - bmi fe302500 <__read_chk@plt+0xfe29d12c> │ │ │ │ + bmi fe302490 <__read_chk@plt+0xfe29d0bc> │ │ │ │ stmiapl r1!, {r0, r1, r3, r7, r8, r9, fp, lr} │ │ │ │ stmdavs fp, {r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xe7ea601a │ │ │ │ stmiapl r4!, {r2, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5016821 │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf00330fc │ │ │ │ @@ -112356,50 +112328,50 @@ │ │ │ │ rscscc pc, ip, r1, lsl #17 │ │ │ │ streq pc, [r3, #-3] │ │ │ │ sbcslt r2, fp, #1, 26 @ 0x40 │ │ │ │ adcshi pc, pc, r0 │ │ │ │ svclt 0x00042d03 │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ rscscc pc, ip, r1, lsl #17 │ │ │ │ - bcs 146fa0 <__read_chk@plt+0xe1bcc> │ │ │ │ + bcs 146f30 <__read_chk@plt+0xe1b5c> │ │ │ │ sbchi pc, r8, r0 │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ ldmdblt sl, {r1, r6, r7, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2423 @ 0xfffff689 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stc 7, cr15, [r6, #580] @ 0x244 │ │ │ │ + ldc 7, cr15, [lr, #580]! @ 0x244 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ stc2l 0, cr15, [r8], #-192 @ 0xffffff40 │ │ │ │ ldr r2, [r9, r1]! │ │ │ │ strmi r4, [r1], -fp, ror #22 │ │ │ │ stmiapl r3!, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf7fe00bc │ │ │ │ str pc, [lr, r5, lsr #31]! │ │ │ │ strmi r4, [r1], -r6, ror #22 │ │ │ │ stmiapl r3!, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf7fe00bc │ │ │ │ @ instruction: 0xe7a4fdfb │ │ │ │ - bge 1eee80 <__read_chk@plt+0x189aac> │ │ │ │ + bge 1eee10 <__read_chk@plt+0x189a3c> │ │ │ │ mcr2 7, 7, pc, cr10, cr15, {7} @ │ │ │ │ addsle r2, lr, r0, lsl #16 │ │ │ │ andcs r6, r3, #172, 30 @ 0x2b0 │ │ │ │ tstcs r0, r3, ror #22 │ │ │ │ stmdbvs r4!, {r2, sp}^ │ │ │ │ strls r4, [r0], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf950f0ef │ │ │ │ - bmi 174ce48 <__read_chk@plt+0x16e7a74> │ │ │ │ + bmi 174cdd8 <__read_chk@plt+0x16e7a04> │ │ │ │ svcvs 0x00ad4601 │ │ │ │ stmiapl r4!, {r8, r9, sp} │ │ │ │ stmdavs r0!, {r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ ldrsbteq pc, [ip], r0 @ │ │ │ │ movwcc lr, #10701 @ 0x29cd │ │ │ │ - blvs ffc2d1c8 <__read_chk@plt+0xffbc7df4> │ │ │ │ + blvs ffc2d158 <__read_chk@plt+0xffbc7d84> │ │ │ │ stmibvs sp!, {r0, r2, r3, r5, fp, sp, lr}^ │ │ │ │ strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf96cf011 │ │ │ │ orrslt r4, r0, r3, lsl #12 │ │ │ │ andcs r2, r5, r3, lsl #4 │ │ │ │ @ instruction: 0xf0304611 │ │ │ │ and pc, ip, r7, lsr #24 │ │ │ │ @@ -112410,23 +112382,23 @@ │ │ │ │ ldmvs r8, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf7fc4240 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 110cde4 <__read_chk@plt+0x10a7a10> │ │ │ │ + blmi 110cd74 <__read_chk@plt+0x10a79a0> │ │ │ │ svcvs 0x00aa4601 │ │ │ │ stmdavs r3!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ submi r6, r0, #216, 16 @ 0xd80000 │ │ │ │ - blx fe19106a <__read_chk@plt+0xfe12bc96> │ │ │ │ + blx fe190ffa <__read_chk@plt+0xfe12bc26> │ │ │ │ svcvs 0x00a9e7e7 │ │ │ │ - blx ff21107c <__read_chk@plt+0xff1abca8> │ │ │ │ + blx ff21100c <__read_chk@plt+0xff1abc38> │ │ │ │ stmiapl r3!, {r0, r1, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xe74420f4 │ │ │ │ @ instruction: 0xf7ff6fa9 │ │ │ │ @@ -112436,15 +112408,15 @@ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r8, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf7fa4240 │ │ │ │ strb pc, [r6, r9, ror #29] @ │ │ │ │ eorcc pc, r2, #64, 4 │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ - blmi a7ed70 <__read_chk@plt+0xa1999c> │ │ │ │ + blmi a7ed00 <__read_chk@plt+0xa1992c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf57f071b │ │ │ │ @ instruction: 0xf039af20 │ │ │ │ @@ -112460,171 +112432,171 @@ │ │ │ │ andeq pc, r3, #0 │ │ │ │ movweq pc, #4962 @ 0x1362 @ │ │ │ │ rscscc pc, ip, r1, lsl #17 │ │ │ │ ldmdbmi r9, {r0, r1, r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe73d4479 │ │ │ │ andcs r4, r5, #24, 18 @ 0x60000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [r2], {145} @ 0x91 │ │ │ │ + ldcl 7, cr15, [sl], #580 @ 0x244 │ │ │ │ strmi r6, [r3], -r2, lsr #16 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x2115f892 │ │ │ │ strle r0, [r8, #-1810] @ 0xfffff8ee │ │ │ │ ldrbtmi r4, [ip], #-3090 @ 0xfffff3ee │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ @ instruction: 0xf8a8f0ef │ │ │ │ stcmi 7, cr14, [pc], {48} @ 0x30 │ │ │ │ @ instruction: 0xe7f5447c │ │ │ │ - ldc 7, cr15, [r4], #-580 @ 0xfffffdbc │ │ │ │ - eorseq fp, r4, lr, lsl sl │ │ │ │ + stcl 7, cr15, [ip], #-580 @ 0xfffffdbc │ │ │ │ + eorseq fp, r4, lr, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r4, r8, lsl sl │ │ │ │ + eorseq fp, r4, r8, lsl #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ - andseq sl, r8, r0, lsl #2 │ │ │ │ - eorseq fp, r4, ip, asr r9 │ │ │ │ + andseq sl, r8, r4, lsl r0 │ │ │ │ + eorseq fp, r4, ip, asr #19 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - @ instruction: 0x00189ffa │ │ │ │ - andseq fp, r8, r0, lsl #21 │ │ │ │ - andseq r9, r8, ip, asr #29 │ │ │ │ - mulseq r8, r2, lr │ │ │ │ - @ instruction: 0x001899b6 │ │ │ │ - andseq ip, sl, r0, asr #21 │ │ │ │ + andseq r9, r8, lr, lsl #30 │ │ │ │ + mulseq r8, r4, r9 │ │ │ │ + andseq r9, r8, r0, ror #27 │ │ │ │ + andseq r9, r8, r6, lsr #27 │ │ │ │ + andseq r9, r8, sl, asr #17 │ │ │ │ + @ instruction: 0x001ac9d4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq 1f114cc <__read_chk@plt+0x1eac0f8> │ │ │ │ - blne 1c1151c <__read_chk@plt+0x1bac148> │ │ │ │ + beq 1f1145c <__read_chk@plt+0x1eac088> │ │ │ │ + blne 1c114ac <__read_chk@plt+0x1bac0d8> │ │ │ │ stclpl 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ - blcs 1b11524 <__read_chk@plt+0x1aac150> │ │ │ │ + blcs 1b114b4 <__read_chk@plt+0x1aac0e0> │ │ │ │ stmdbpl r0, {r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ strcs r3, [r0], #-2916 @ 0xfffff49c │ │ │ │ - bllt 1911534 <__read_chk@plt+0x18ac160> │ │ │ │ + bllt 19114c4 <__read_chk@plt+0x18ac0f0> │ │ │ │ sxtab16mi r4, r2, fp, ror #8 │ │ │ │ ldrbtmi r5, [fp], #2186 @ 0x88a │ │ │ │ @ instruction: 0xf8cd6812 │ │ │ │ @ instruction: 0xf04f255c │ │ │ │ - bge e539cc <__read_chk@plt+0xdee5f8> │ │ │ │ + bge e5395c <__read_chk@plt+0xdee588> │ │ │ │ movwmi lr, #2496 @ 0x9c0 │ │ │ │ ldrtls r9, [r6], #-539 @ 0xfffffde5 │ │ │ │ addcs pc, r0, #14221312 @ 0xd90000 │ │ │ │ smlalscc pc, ip, r9, r8 @ │ │ │ │ orreq pc, r2, #100, 6 @ 0x90000001 │ │ │ │ rscscc pc, ip, r9, lsl #17 │ │ │ │ ldmvs r1, {r0, r1, r4, fp, sp, lr} │ │ │ │ - bne 17ad534 <__read_chk@plt+0x1748160> │ │ │ │ + bne 17ad4c4 <__read_chk@plt+0x17480f0> │ │ │ │ vqsub.u8 d20, d17, d3 │ │ │ │ @ instruction: 0xf8d08041 │ │ │ │ tstlt fp, r0, asr #1 │ │ │ │ - bcs 12d464 <__read_chk@plt+0xc8090> │ │ │ │ + bcs 12d3f4 <__read_chk@plt+0xc8020> │ │ │ │ strthi pc, [r1], -r0, lsl #6 │ │ │ │ ldrsbmi pc, [r8], #137 @ 0x89 @ │ │ │ │ @ instruction: 0xf0012c00 │ │ │ │ stmdavs r3!, {r0, r1, r6, r8, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blvs 18f3324 <__read_chk@plt+0x188df50> │ │ │ │ + blvs 18f32b4 <__read_chk@plt+0x188dee0> │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0x260080fe │ │ │ │ @ instruction: 0x46353418 │ │ │ │ stceq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xff12f10d │ │ │ │ addsmi r4, sp, #3145728 @ 0x300000 │ │ │ │ svclt 0x00b84620 │ │ │ │ @ instruction: 0xf10d461d │ │ │ │ stmibvs r3!, {r0, r1, r3, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1044286 │ │ │ │ svclt 0x00b80434 │ │ │ │ - blcs e4a5c <__read_chk@plt+0x7f688> │ │ │ │ + blcs e49ec <__read_chk@plt+0x7f618> │ │ │ │ ldrls sp, [ip, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xf8d99633 │ │ │ │ ldrsblt r4, [r4, #-8] │ │ │ │ cmplt r3, r3, lsr #16 │ │ │ │ @ instruction: 0x46289d1b │ │ │ │ stc2 7, cr15, [r2], #-996 @ 0xfffffc1c │ │ │ │ @ instruction: 0xf8546044 │ │ │ │ - blcs e2f34 <__read_chk@plt+0x7db60> │ │ │ │ - blls 7c7a44 <__read_chk@plt+0x762670> │ │ │ │ + blcs e2ec4 <__read_chk@plt+0x7daf0> │ │ │ │ + blls 7c79d4 <__read_chk@plt+0x762600> │ │ │ │ @ instruction: 0xf8da681c │ │ │ │ - bge e9f570 <__read_chk@plt+0xe3a19c> │ │ │ │ + bge e9f500 <__read_chk@plt+0xe3a12c> │ │ │ │ ldrmi r9, [r1], -sl, lsr #4 │ │ │ │ stmib r1, {r9, sp}^ │ │ │ │ addvs r2, sl, r0, lsl #4 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ ldmdavs sp, {r1, r2, r3, pc} │ │ │ │ @ instruction: 0xf0012d00 │ │ │ │ ldmdavs r9, {r3, r4, r6, pc}^ │ │ │ │ eorne pc, r1, r5, asr r8 @ │ │ │ │ vqsub.u8 d20, d16, d1 │ │ │ │ - bvs 7b4a28 <__read_chk@plt+0x74f654> │ │ │ │ + bvs 7b49b8 <__read_chk@plt+0x74f5e4> │ │ │ │ vqsub.u8 d4, d16, d9 │ │ │ │ @ instruction: 0xf85085df │ │ │ │ tstls lr, #33 @ 0x21 │ │ │ │ tstls lr, #0 │ │ │ │ - bcc 1c1162c <__read_chk@plt+0x1bac258> │ │ │ │ + bcc 1c115bc <__read_chk@plt+0x1bac1e8> │ │ │ │ ldrbtmi r9, [fp], #-2602 @ 0xfffff5d6 │ │ │ │ @ instruction: 0xf899609a │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8890320 │ │ │ │ @ instruction: 0xf8df30f4 │ │ │ │ ldrbtmi r3, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ andcc pc, r8, sl, asr #17 │ │ │ │ cmple r6, r0, lsl #24 │ │ │ │ andcs r9, r5, #27648 @ 0x6c00 │ │ │ │ - bne 1411654 <__read_chk@plt+0x13ac280> │ │ │ │ + bne 14115e4 <__read_chk@plt+0x13ac210> │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf791601c │ │ │ │ - @ instruction: 0xf50aebe6 │ │ │ │ + @ instruction: 0xf50aec1e │ │ │ │ strmi r5, [r3], -r5, asr #4 │ │ │ │ @ instruction: 0x46213214 │ │ │ │ andcs r9, r5, r0, lsl #4 │ │ │ │ @ instruction: 0xf0ee2203 │ │ │ │ @ instruction: 0xf8dfffd1 │ │ │ │ @ instruction: 0xf85b3a30 │ │ │ │ @ instruction: 0xf8ca3003 │ │ │ │ - blls 79f304 <__read_chk@plt+0x739f30> │ │ │ │ + blls 79f294 <__read_chk@plt+0x739ec0> │ │ │ │ ldmiblt fp!, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmvs fp, {r1, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ ldmdage r9!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf84af10b │ │ │ │ - bcs 611694 <__read_chk@plt+0x5ac2c0> │ │ │ │ + bcs 611624 <__read_chk@plt+0x5ac250> │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, asr r5 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ stclpl 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldmvs fp, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ eorvs r9, ip, fp, lsl sp │ │ │ │ stmiavs r4!, {r5, r9, sl, lr} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - ldc2l 1, cr15, [r4], #-88 @ 0xffffffa8 │ │ │ │ + ldc2 1, cr15, [ip], {22} │ │ │ │ @ instruction: 0xf1164628 │ │ │ │ - eorvs pc, ip, r1, ror ip @ │ │ │ │ + eorvs pc, ip, r9, lsl ip @ │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ @ instruction: 0x4623e7d4 │ │ │ │ stccs 8, cr6, [r0], {228} @ 0xe4 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - bvc 5797d8 <__read_chk@plt+0x514404> │ │ │ │ + bvc 579768 <__read_chk@plt+0x514394> │ │ │ │ ldreq r6, [r6], fp │ │ │ │ ldmvs fp, {r1, r8, sl, ip, lr, pc} │ │ │ │ andvs fp, fp, r3, lsl #2 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ bicle r2, r0, r0, lsl #22 │ │ │ │ stmibcs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df46d0 │ │ │ │ strbmi r7, [sl], ip, lsr #19 │ │ │ │ eorls r4, sp, #2046820352 @ 0x7a000000 │ │ │ │ stmibcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [pc], #-1753 @ d3398 <__read_chk@plt+0x6dfc4> │ │ │ │ + ldrbtmi r4, [pc], #-1753 @ d3328 <__read_chk@plt+0x6df54> │ │ │ │ ldrbtmi r9, [sl], #-797 @ 0xfffffce3 │ │ │ │ @ instruction: 0xf8df9224 │ │ │ │ vmul.i8 d18, d21, d12 │ │ │ │ vmov.i8 , #86 @ 0x56 │ │ │ │ tstls r8, #1360 @ 0x550 │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ eorls r3, r5, #-67108861 @ 0xfc000003 │ │ │ │ @@ -112632,15 +112604,15 @@ │ │ │ │ eorls r2, r3, #120, 6 @ 0xe0000001 │ │ │ │ tstls r9, #-1879048192 @ 0x90000000 │ │ │ │ @ instruction: 0xf8cd921a │ │ │ │ @ instruction: 0x9732e0b8 │ │ │ │ smlalscc pc, r5, sl, r8 @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ rscscc pc, r5, sl, lsl #17 │ │ │ │ - blcs fa038 <__read_chk@plt+0x94c64> │ │ │ │ + blcs f9fc8 <__read_chk@plt+0x94bf4> │ │ │ │ bicshi pc, r2, r0, asr #32 │ │ │ │ @ instruction: 0xf8dd46c3 │ │ │ │ @ instruction: 0xf89a8068 │ │ │ │ @ instruction: 0x069830f4 │ │ │ │ @ instruction: 0xf8dad50e │ │ │ │ ldmdavs ip, {r7, r9, ip, sp}^ │ │ │ │ addsmi r9, ip, #32, 22 @ 0x8000 │ │ │ │ @@ -112649,15 +112621,15 @@ │ │ │ │ tstpeq ip, #35 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ tstpeq ip, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ vst1.8 {d25-d26}, [pc :64], r9 │ │ │ │ vrsra.s64 d23, d0, #60 │ │ │ │ addsmi r0, sl, #0, 6 │ │ │ │ tstcs r0, r8, lsl #30 │ │ │ │ - bcs 107428 <__read_chk@plt+0xa2054> │ │ │ │ + bcs 1073b8 <__read_chk@plt+0xa1fe4> │ │ │ │ tstcs r2, r4, lsl pc │ │ │ │ andcs r2, r3, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf0c72000 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf89abfa2 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0308 │ │ │ │ @@ -112666,32 +112638,32 @@ │ │ │ │ svcge 0x005ff47f │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @ instruction: 0xf1000719 │ │ │ │ ldreq r8, [sl], fp, ror #3 │ │ │ │ bicshi pc, lr, r0, lsl #2 │ │ │ │ @ instruction: 0x46589b1b │ │ │ │ ldmdavs r9, {r1, r3, r5, r9, fp, ip, pc} │ │ │ │ - blx 1591446 <__read_chk@plt+0x152c072> │ │ │ │ + blx 15913d6 <__read_chk@plt+0x152c002> │ │ │ │ andsls r9, pc, r8, lsl fp @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdals r9, {r0, r1, r2, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf9def031 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ smmlaeq fp, fp, sl, r9 │ │ │ │ strle r6, [sp], #-2068 @ 0xfffff7ec │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ - blx fedba0f8 <__read_chk@plt+0xfed54d24> │ │ │ │ + blx fedba088 <__read_chk@plt+0xfed54cb4> │ │ │ │ ldmdahi r1, {r0, r1, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ strbmi r0, [r1, #-2395] @ 0xfffff6a5 │ │ │ │ @ instruction: 0xf043bf18 │ │ │ │ - blcs d4098 <__read_chk@plt+0x6ecc4> │ │ │ │ + blcs d4028 <__read_chk@plt+0x6ec54> │ │ │ │ @ instruction: 0x83b8f000 │ │ │ │ andscs sl, sp, #5952 @ 0x1740 │ │ │ │ @ instruction: 0x462821ff │ │ │ │ - svc 0x00caf790 │ │ │ │ + stmda r2, {r0, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldmdavs sl, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ ldrdcc pc, [r0], #139 @ 0x8b │ │ │ │ @ instruction: 0x8000f8b2 │ │ │ │ andsls r6, sp, #5373952 @ 0x520000 │ │ │ │ @@ -112701,24 +112673,24 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r7, r8, pc}^ │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ cdpge 3, 4, cr9, cr13, cr1, {0} │ │ │ │ stmdacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r0, asr #6 │ │ │ │ - ldcl 7, cr15, [r4], #580 @ 0x244 │ │ │ │ + stc 7, cr15, [ip, #-580]! @ 0xfffffdbc │ │ │ │ ldmdacc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf88d2200 │ │ │ │ @ instruction: 0xf8592173 │ │ │ │ stmdavs r3!, {r0, r1, lr}^ │ │ │ │ @ instruction: 0xf89a67de │ │ │ │ smmlaeq r7, r4, r1, r2 │ │ │ │ stmiavc sl!, {r1, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ - bls 82f7b8 <__read_chk@plt+0x7ca3e4> │ │ │ │ + bls 82f748 <__read_chk@plt+0x7ca374> │ │ │ │ svclt 0x00183a00 │ │ │ │ @ instruction: 0xf1b82201 │ │ │ │ svclt 0x00140f02 │ │ │ │ @ instruction: 0xf0022100 │ │ │ │ stmdbcs r0, {r0, r8} │ │ │ │ @ instruction: 0x81acf040 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @@ -112730,15 +112702,15 @@ │ │ │ │ @ instruction: 0xf1b870a9 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df815f │ │ │ │ ldrbtmi r2, [sl], #-2044 @ 0xfffff804 │ │ │ │ addscs pc, r4, #12779520 @ 0xc30000 │ │ │ │ ubfxcs pc, pc, #17, #21 │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ - blls 6dbfc0 <__read_chk@plt+0x676bec> │ │ │ │ + blls 6dbf50 <__read_chk@plt+0x676b7c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf89a817e │ │ │ │ strtmi r3, [r0], -r3, lsr #2 │ │ │ │ @ instruction: 0xf140065e │ │ │ │ vand d24, d0, d28 │ │ │ │ vqsub.s8 q9, q8, q5 │ │ │ │ vaddw.s8 , q2, d3 │ │ │ │ @@ -112751,23 +112723,23 @@ │ │ │ │ addcs pc, r0, #14286848 @ 0xda0000 │ │ │ │ cdpls 6, 2, cr4, cr3, cr9, {1} │ │ │ │ strtmi r2, [r0], -r0, lsl #10 │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ strpl lr, [r0], -sp, asr #19 │ │ │ │ ldc2l 7, cr15, [r6, #-876] @ 0xfffffc94 │ │ │ │ - blcs fa214 <__read_chk@plt+0x94e40> │ │ │ │ + blcs fa1a4 <__read_chk@plt+0x94dd0> │ │ │ │ cmpphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x93232303 │ │ │ │ @ instruction: 0x111df89a │ │ │ │ orrne pc, r0, r1, asr #7 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdals pc, {r0, r1, r8, pc} @ │ │ │ │ @ instruction: 0xf1142100 │ │ │ │ - strcs pc, [r0, #-3747] @ 0xfffff15d │ │ │ │ + strcs pc, [r0, #-3659] @ 0xfffff1b5 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrmi r4, [r1], -fp, lsr #12 │ │ │ │ vst3.8 {d25,d27,d29}, [pc], r0 │ │ │ │ vaddl.s8 , d20, d5 │ │ │ │ @ instruction: 0xf0530000 │ │ │ │ @ instruction: 0xf8dffe9f │ │ │ │ strtmi r3, [sl], -r4, ror #14 │ │ │ │ @@ -112775,19 +112747,19 @@ │ │ │ │ smmlscc ip, pc, r8, pc @ │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ ldrtmi r6, [r0], -fp, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addgt pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdcc pc, [ip], -ip │ │ │ │ ldrdne pc, [r0], -ip │ │ │ │ - bne ff3a0218 <__read_chk@plt+0xff33ae44> │ │ │ │ + bne ff3a01a8 <__read_chk@plt+0xff33add4> │ │ │ │ ldrdvc lr, [r1, -ip] │ │ │ │ @ instruction: 0xf0549700 │ │ │ │ @ instruction: 0xf111fd87 │ │ │ │ - stmdacs r0, {r0, r1, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x46309019 │ │ │ │ ldc2 0, cr15, [r8, #336]! @ 0x150 │ │ │ │ ldmdals r9, {r0, r5, r9, sl, lr} │ │ │ │ ldc2l 7, cr15, [r2, #876] @ 0x36c │ │ │ │ @ instruction: 0x46049b18 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -112799,15 +112771,15 @@ │ │ │ │ svcvc 0x00fbf5b0 │ │ │ │ movwhi pc, #8192 @ 0x2000 @ │ │ │ │ @ instruction: 0xf7db4658 │ │ │ │ @ instruction: 0xf5b4f91b │ │ │ │ @ instruction: 0xf2c07f2f │ │ │ │ @ instruction: 0xf8cd8120 │ │ │ │ ldrbmi r8, [r8], r8, rrx │ │ │ │ - strtvc pc, [pc], #-1444 @ d3674 <__read_chk@plt+0x6e2a0> │ │ │ │ + strtvc pc, [pc], #-1444 @ d3604 <__read_chk@plt+0x6e230> │ │ │ │ sha1c.32 q1, q0, q13 │ │ │ │ ldm pc, {r1, r3, r4, r7, pc}^ @ │ │ │ │ ldreq pc, [sl, #-20] @ 0xffffffec │ │ │ │ ldrbeq r0, [r1], #1289 @ 0x509 │ │ │ │ umullseq r0, r8, lr, r4 │ │ │ │ streq r0, [r0], #1167 @ 0x48f │ │ │ │ umullseq r0, r8, r8, r0 │ │ │ │ @@ -112862,20 +112834,20 @@ │ │ │ │ mvnseq r0, #152 @ 0x98 │ │ │ │ tstls r8, #67108864 @ 0x4000000 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ rsbhi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf04346d8 │ │ │ │ @ instruction: 0xf88a0320 │ │ │ │ @ instruction: 0xf8db30f4 │ │ │ │ - blcs df770 <__read_chk@plt+0x7a39c> │ │ │ │ + blcs df700 <__read_chk@plt+0x7a32c> │ │ │ │ stclge 4, cr15, [r7, #508] @ 0x1fc │ │ │ │ smlalscs pc, r5, sl, r8 @ │ │ │ │ sbceq pc, r3, #-1946157055 @ 0x8c000001 │ │ │ │ rscscs pc, r5, sl, lsl #17 │ │ │ │ - blcc 13a3e4 <__read_chk@plt+0xd5010> │ │ │ │ + blcc 13a374 <__read_chk@plt+0xd4fa0> │ │ │ │ @ instruction: 0xf47f9318 │ │ │ │ strbmi sl, [r0], -r9, lsr #28 │ │ │ │ @ instruction: 0xf884f7db │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ vmin.s8 d30, d0, d14 │ │ │ │ @@ -112889,65 +112861,65 @@ │ │ │ │ ldmdals r9, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ldc2 7, cr15, [r0], {225} @ 0xe1 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldr sl, [r8, #3581] @ 0xdfd │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ - b 8da2dc <__read_chk@plt+0x874f08> │ │ │ │ + b 8da26c <__read_chk@plt+0x874e98> │ │ │ │ @ instruction: 0xf11470e0 │ │ │ │ - usat pc, #22, fp, lsl #27 @ │ │ │ │ + ldrbt pc, [r6], r3, asr #26 @ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vmin.s8 q15, q0, q10 │ │ │ │ vaddw.s8 , q2, d3 │ │ │ │ @ instruction: 0xf7db0100 │ │ │ │ @ instruction: 0xf44fff51 │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ strtmi r0, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xff4af7db │ │ │ │ stmiavc sl!, {r1, r2, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ subseq pc, r2, #34 @ 0x22 │ │ │ │ ldr r7, [ip], sl, lsr #1 │ │ │ │ @ instruction: 0xf1142001 │ │ │ │ - @ instruction: 0xf89af987 │ │ │ │ + @ instruction: 0xf89af92f │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf88a0320 │ │ │ │ @ instruction: 0xe61730f4 │ │ │ │ - blx 21180e <__read_chk@plt+0x1ac43a> │ │ │ │ + blx 21179e <__read_chk@plt+0x1ac3ca> │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ biceq pc, r3, #100, 6 @ 0x90000001 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ @ instruction: 0xe60ab2db │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ @ instruction: 0xff6cf02f │ │ │ │ @ instruction: 0xf0309819 │ │ │ │ @ instruction: 0xf8dafff1 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf02f60da │ │ │ │ str pc, [fp], -r3, ror #30 │ │ │ │ @ instruction: 0xf111a835 │ │ │ │ - andsls pc, r9, sp, asr #27 │ │ │ │ + andsls pc, r9, r5, ror sp @ │ │ │ │ @ instruction: 0xf8dae6e3 │ │ │ │ andcs r3, r3, #128, 4 │ │ │ │ sbcsvs r4, sl, r8, asr r6 │ │ │ │ @ instruction: 0xf814f7db │ │ │ │ @ instruction: 0xf8dae679 │ │ │ │ andcs r3, r1, #128, 4 │ │ │ │ @ instruction: 0xf7da60da │ │ │ │ ldr pc, [fp], sp, lsl #19 │ │ │ │ ldrbne pc, [r8], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r9, [r9], #-2077 @ 0xfffff7e3 │ │ │ │ stc2 1, cr15, [sl], #-40 @ 0xffffffd8 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf99ad1b9 │ │ │ │ - bcs dbce8 <__read_chk@plt+0x76914> │ │ │ │ + bcs dbc78 <__read_chk@plt+0x768a4> │ │ │ │ stmiavc sl!, {r1, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ - bls c2fb4c <__read_chk@plt+0xbca778> │ │ │ │ + bls c2fadc <__read_chk@plt+0xbca708> │ │ │ │ adccs lr, r5, #3194880 @ 0x30c000 │ │ │ │ @ instruction: 0xf5b4e659 │ │ │ │ @ instruction: 0xf73f7ffd │ │ │ │ @ instruction: 0xf5b4af7b │ │ │ │ @ instruction: 0xf2c07ffa │ │ │ │ @ instruction: 0xf5a481b4 │ │ │ │ stccs 4, cr7, [r6], {250} @ 0xfa │ │ │ │ @@ -112960,79 +112932,79 @@ │ │ │ │ andeq r0, r0, fp, asr #23 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r0, r0, r9, ror #9 │ │ │ │ @ instruction: 0xfffffed9 │ │ │ │ andeq r0, r0, sp, asr #9 │ │ │ │ ldrbtne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r9, [r9], #-2077 @ 0xfffff7e3 │ │ │ │ - blx ffe0fd22 <__read_chk@plt+0xffdaa94e> │ │ │ │ + blx ffe0fcb2 <__read_chk@plt+0xffdaa8de> │ │ │ │ stmiavc sl!, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ orrle r2, r3, r0, lsl #16 │ │ │ │ subeq pc, r2, #34 @ 0x22 │ │ │ │ - bls c2fbb0 <__read_chk@plt+0xbca7dc> │ │ │ │ + bls c2fb40 <__read_chk@plt+0xbca76c> │ │ │ │ adccs lr, r5, #3194880 @ 0x30c000 │ │ │ │ @ instruction: 0xf8dfe627 │ │ │ │ stmdbls lr!, {r6, sl, ip, sp} │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp}^ │ │ │ │ - blx fe13a596 <__read_chk@plt+0xfe0d51c2> │ │ │ │ + blx fe13a526 <__read_chk@plt+0xfe0d5152> │ │ │ │ ldmdavs sl, {r8, ip, lr} │ │ │ │ movweq pc, #4992 @ 0x1380 @ │ │ │ │ - bne ff1b85b4 <__read_chk@plt+0xff1531e0> │ │ │ │ + bne ff1b8544 <__read_chk@plt+0xff153170> │ │ │ │ mvnvc lr, r1, lsr #23 │ │ │ │ andeq pc, r1, r3, lsl #7 │ │ │ │ eorls r1, r1, fp, lsl sl │ │ │ │ andeq pc, r1, r3, lsl #7 │ │ │ │ - bne 7b79d0 <__read_chk@plt+0x7525fc> │ │ │ │ + bne 7b7960 <__read_chk@plt+0x75258c> │ │ │ │ addsmi r9, r9, #28, 16 @ 0x1c0000 │ │ │ │ ldrmi fp, [r9], -r8, lsr #31 │ │ │ │ svclt 0x00a84281 │ │ │ │ - b 92515c <__read_chk@plt+0x8bfd88> │ │ │ │ + b 9250ec <__read_chk@plt+0x8bfd18> │ │ │ │ tstls ip, r1, ror #3 │ │ │ │ strtls fp, [r0], #-2314 @ 0xfffff6f6 │ │ │ │ ldrmi lr, [r7], -sl, asr #10 │ │ │ │ - bcs edcb0 <__read_chk@plt+0x888dc> │ │ │ │ - bls 808158 <__read_chk@plt+0x7a2d84> │ │ │ │ + bcs edc40 <__read_chk@plt+0x8886c> │ │ │ │ + bls 8080e8 <__read_chk@plt+0x7a2d14> │ │ │ │ stmdami pc!, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} @ │ │ │ │ - bmi fffda3e0 <__read_chk@plt+0xfff7500c> │ │ │ │ + bmi fffda370 <__read_chk@plt+0xfff74f9c> │ │ │ │ rsbslt pc, ip, sp, asr #17 │ │ │ │ ldrbtmi r4, [sl], #-1747 @ 0xfffff92d │ │ │ │ vmvn.i32 d9, #45312 @ 0x0000b100 │ │ │ │ eorls r0, r6, #536870912 @ 0x20000000 │ │ │ │ - bmi ffeda3f4 <__read_chk@plt+0xffe75020> │ │ │ │ + bmi ffeda384 <__read_chk@plt+0xffe74fb0> │ │ │ │ ldrdhi pc, [r8], #141 @ 0x8d │ │ │ │ eorls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf8cd9a33 │ │ │ │ addsmi r9, sl, #172 @ 0xac │ │ │ │ ldrmi fp, [sl], -r8, lsr #31 │ │ │ │ rscvc lr, r2, #139264 @ 0x22000 │ │ │ │ - bne fe7b8240 <__read_chk@plt+0xfe752e6c> │ │ │ │ + bne fe7b81d0 <__read_chk@plt+0xfe752dfc> │ │ │ │ andeq pc, r2, #201326594 @ 0xc000002 │ │ │ │ - bne fe7b824c <__read_chk@plt+0xfe752e78> │ │ │ │ + bne fe7b81dc <__read_chk@plt+0xfe752e08> │ │ │ │ mvnvc lr, #143360 @ 0x23000 │ │ │ │ eors r9, lr, r9, lsr #6 │ │ │ │ @ instruction: 0xf8df6960 │ │ │ │ ldrbtmi sl, [sl], #948 @ 0x3b4 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ movwcs r8, #177 @ 0xb1 │ │ │ │ movwls r2, #562 @ 0x232 │ │ │ │ - blls 7fdecc <__read_chk@plt+0x798af8> │ │ │ │ + blls 7fde5c <__read_chk@plt+0x798a88> │ │ │ │ @ instruction: 0xf95ef0f7 │ │ │ │ ldrls r3, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ strbmi r9, [r9], -r9, lsr #24 │ │ │ │ stmib sp, {r1, r5, r8, r9, fp, ip, pc}^ │ │ │ │ stcls 4, cr4, [r8], #-80 @ 0xffffffb0 │ │ │ │ movwcc lr, #22989 @ 0x59cd │ │ │ │ ldrmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0x9c279b21 │ │ │ │ stmib sp, {r2, r3, r4, r9, fp, ip, pc}^ │ │ │ │ stmib sp, {r1, r8, r9, ip, sp}^ │ │ │ │ - blls 8e4a30 <__read_chk@plt+0x87f65c> │ │ │ │ + blls 8e49c0 <__read_chk@plt+0x87f5ec> │ │ │ │ movwls r9, #3110 @ 0xc26 │ │ │ │ @ instruction: 0xf8cd900a │ │ │ │ ldmdals sl, {r4, sp, pc} │ │ │ │ stmib sp, {r1, r2, r4, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8cd8207 │ │ │ │ @ instruction: 0xf8cd8004 │ │ │ │ @ instruction: 0xf8cd804c │ │ │ │ @@ -113045,32 +113017,32 @@ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs ip!, {r0, r1, r2, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r0, r1, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xf8f6f116 │ │ │ │ + @ instruction: 0xf89ef116 │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ movwcs r6, #26717 @ 0x685d │ │ │ │ svclt 0x00b82d50 │ │ │ │ - blx 19cf9e <__read_chk@plt+0x137bca> │ │ │ │ + blx 19cf2e <__read_chk@plt+0x137b5a> │ │ │ │ @ instruction: 0xf105f505 │ │ │ │ strbmi r0, [r8], -r1, lsl #18 │ │ │ │ - blx 190fec0 <__read_chk@plt+0x18aaaec> │ │ │ │ + blx 30fe50 <__read_chk@plt+0x2aaa7c> │ │ │ │ eorsvs r6, r8, r3, ror #16 │ │ │ │ @ instruction: 0x2e00691e │ │ │ │ ldmdavc r2!, {r0, r4, r5, r6, ip, lr, pc} │ │ │ │ subsle r2, r8, r0, lsl #20 │ │ │ │ mrcge 6, 2, r4, cr13, cr1, {1} │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7914630 │ │ │ │ - blmi fef8e6d8 <__read_chk@plt+0xfef29304> │ │ │ │ + blmi fef8e748 <__read_chk@plt+0xfef29374> │ │ │ │ @ instruction: 0xf8862200 │ │ │ │ - bls b9ca2c <__read_chk@plt+0xb37658> │ │ │ │ + bls b9c9bc <__read_chk@plt+0xb375e8> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0x463258d3 │ │ │ │ @ instruction: 0x4618931a │ │ │ │ mcr2 0, 3, pc, cr10, cr3, {3} @ │ │ │ │ strmi r6, [r2], r3, ror #16 │ │ │ │ ldmdahi r8, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xc014f8d3 │ │ │ │ @@ -113080,29 +113052,29 @@ │ │ │ │ svceq 0x0000f1be │ │ │ │ @ instruction: 0xf1bcd03a │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ ldmibvs fp, {r0, r2, r7, pc} │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf8d6f0c3 │ │ │ │ - blmi feae6574 <__read_chk@plt+0xfea811a0> │ │ │ │ + blmi feae6504 <__read_chk@plt+0xfea81130> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ movwge lr, #14797 @ 0x39cd │ │ │ │ movwls r9, #2852 @ 0xb24 │ │ │ │ cmnpvc sl, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r0, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf7914630 │ │ │ │ - @ instruction: 0xf04fe9f0 │ │ │ │ + @ instruction: 0xf04fea28 │ │ │ │ @ instruction: 0xf8860300 │ │ │ │ - blls 8a0a9c <__read_chk@plt+0x83b6c8> │ │ │ │ + blls 8a0a2c <__read_chk@plt+0x83b658> │ │ │ │ stmdbvs r2!, {r1, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ tstls sl, #3866624 @ 0x3b0000 │ │ │ │ - blx 8fe26 <__read_chk@plt+0x2aa52> │ │ │ │ + blx 8fdb6 <__read_chk@plt+0x2a9e2> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdbvs r0!, {r0, r1, r2, r3, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ rsbge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ stmdacs r0, {r1, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ svcge 0x004ff47f │ │ │ │ ldrbtmi r4, [r8], #-2198 @ 0xfffff76a │ │ │ │ ldmdahi r8, {r1, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @@ -113110,224 +113082,224 @@ │ │ │ │ cdpge 0, 5, cr13, cr13, cr14, {1} │ │ │ │ @ instruction: 0xc014f8d3 │ │ │ │ @ instruction: 0xf1bc689a │ │ │ │ andsle r0, ip, r0, lsl #30 │ │ │ │ @ instruction: 0xf04f699b │ │ │ │ @ instruction: 0xf8cd0c01 │ │ │ │ @ instruction: 0xf0c3c000 │ │ │ │ - blls d51db4 <__read_chk@plt+0xcec9e0> │ │ │ │ + blls d51d44 <__read_chk@plt+0xcec970> │ │ │ │ @ instruction: 0x461a469a │ │ │ │ ldmdahi r8, {r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdacs r2, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ stmdbcs r0, {r0, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ strmi sp, [r8], -r7, ror #1 │ │ │ │ ldrbtmi r4, [r9], #-2439 @ 0xfffff679 │ │ │ │ - blx fef8ff94 <__read_chk@plt+0xfef2abc0> │ │ │ │ + blx fef8ff24 <__read_chk@plt+0xfef2ab50> │ │ │ │ stmdacs r0, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ sbchi pc, r2, r0 │ │ │ │ ldmdahi r8, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0x4663e7db │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf87cf0c3 │ │ │ │ ldrmi r9, [sl], ip, lsr #22 │ │ │ │ @ instruction: 0xe7a5461a │ │ │ │ sbcle r2, lr, r0, lsl #18 │ │ │ │ ldmdbmi ip!, {r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf10a4479 │ │ │ │ ldmdblt r0!, {r0, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - blvs ff76dd30 <__read_chk@plt+0xff70895c> │ │ │ │ + blvs ff76dcc0 <__read_chk@plt+0xff7088ec> │ │ │ │ tstlt r2, r2, lsl r8 │ │ │ │ @ instruction: 0x2e0069d6 │ │ │ │ ldmdavc r3!, {r1, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmdavs r3!, {r0, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdahi r8, {r0, r2, r3, r4, r6, r9, sl, fp, sp, pc} │ │ │ │ sbfx r6, r9, #16, #26 │ │ │ │ @ instruction: 0xf8dd46da │ │ │ │ ldmib sp, {r2, r3, r5, r7, ip, pc}^ │ │ │ │ @ instruction: 0xf8dd482f │ │ │ │ uxtab16 fp, r6, ip │ │ │ │ @ instruction: 0xf04f4663 │ │ │ │ @ instruction: 0xf8cd0c01 │ │ │ │ @ instruction: 0xf0c3c000 │ │ │ │ - bmi 1bd1d24 <__read_chk@plt+0x1b6c950> │ │ │ │ + bmi 1bd1cb4 <__read_chk@plt+0x1b6c8e0> │ │ │ │ ldrbtmi r4, [sl], #-2923 @ 0xfffff495 │ │ │ │ @ instruction: 0xe779447b │ │ │ │ rsbhi pc, r8, sp, asr #17 │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ addsmi r4, r8, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0x4658d056 │ │ │ │ mcr2 7, 2, pc, cr14, cr10, {6} @ │ │ │ │ msrcc CPSR_sx, #64, 4 │ │ │ │ @ instruction: 0xf77f429c │ │ │ │ ldrb sl, [r2, #3381] @ 0xd35 │ │ │ │ stmdbcs r0, {r0, r4, r6, fp, sp, lr} │ │ │ │ mcrrge 4, 3, pc, r4, cr15 @ │ │ │ │ @ instruction: 0xf10a981d │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi 13881ec <__read_chk@plt+0x1322e18> │ │ │ │ + blmi 138817c <__read_chk@plt+0x1322da8> │ │ │ │ andmi pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf8cde4cc │ │ │ │ stclcs 0, cr8, [sp], #-416 @ 0xfffffe60 │ │ │ │ @ instruction: 0x46d89f1f │ │ │ │ tstphi r9, #0 @ p-variant is OBSOLETE │ │ │ │ stclcs 13, cr13, [lr], #-264 @ 0xfffffef8 │ │ │ │ rschi pc, ip, #0 │ │ │ │ @ instruction: 0xf47f2cc9 │ │ │ │ @ instruction: 0xf89aadb8 │ │ │ │ ldmdals r5!, {r0, r2, r4, r8, ip, sp} │ │ │ │ @ instruction: 0xf140071a │ │ │ │ ldmdbmi r2, {r0, r1, r2, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf7e14479 │ │ │ │ @ instruction: 0xf8d8faab │ │ │ │ - blcs dfc58 <__read_chk@plt+0x7a884> │ │ │ │ - blge fee90d58 <__read_chk@plt+0xfee2b984> │ │ │ │ - bllt 1551c5c <__read_chk@plt+0x14ec888> │ │ │ │ + blcs dfbe8 <__read_chk@plt+0x7a814> │ │ │ │ + blge fee90ce8 <__read_chk@plt+0xfee2b914> │ │ │ │ + bllt 1551bec <__read_chk@plt+0x14ec818> │ │ │ │ @ instruction: 0xf8cd9b18 │ │ │ │ ldrbmi r8, [r8], r8, rrx │ │ │ │ tstls r8, #67108864 @ 0x4000000 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ @ instruction: 0x93232302 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffaba1 │ │ │ │ @ instruction: 0xf8cdbb3c │ │ │ │ ldrbmi r8, [r8], r8, rrx │ │ │ │ movwcc r9, #6936 @ 0x1b18 │ │ │ │ @ instruction: 0xf8d89318 │ │ │ │ - blcs dfc9c <__read_chk@plt+0x7a8c8> │ │ │ │ - blge fe610d9c <__read_chk@plt+0xfe5ab9c8> │ │ │ │ - bllt cd1ca0 <__read_chk@plt+0xc6c8cc> │ │ │ │ + blcs dfc2c <__read_chk@plt+0x7a858> │ │ │ │ + blge fe610d2c <__read_chk@plt+0xfe5ab958> │ │ │ │ + bllt cd1c30 <__read_chk@plt+0xc6c85c> │ │ │ │ movwcc r9, #6936 @ 0x1b18 │ │ │ │ @ instruction: 0xf89a9318 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0320 │ │ │ │ str r3, [r5, #244] @ 0xf4 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stclcs 13, cr10, [ip], #-524 @ 0xfffffdf4 │ │ │ │ ldclge 4, cr15, [r5, #-508]! @ 0xfffffe04 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmvs r3, {r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbmi r1!, {r0, r2, r5, r6, r8, r9, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7902000 │ │ │ │ - andcs lr, r1, #232, 28 @ 0xe80 │ │ │ │ + andcs lr, r1, #32, 30 @ 0x80 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf02f2004 │ │ │ │ @ instruction: 0xf8d8fdc9 │ │ │ │ - blcs dfcf0 <__read_chk@plt+0x7a91c> │ │ │ │ - blge 1b90df0 <__read_chk@plt+0x1b2ba1c> │ │ │ │ - bllt 251cf4 <__read_chk@plt+0x1ec920> │ │ │ │ + blcs dfc80 <__read_chk@plt+0x7a8ac> │ │ │ │ + blge 1b90d80 <__read_chk@plt+0x1b2b9ac> │ │ │ │ + bllt 251c84 <__read_chk@plt+0x1ec8b0> │ │ │ │ ldmdavs r2, {r1, r3, r4, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xe737af53 │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ - bllt ff291d08 <__read_chk@plt+0xff22c934> │ │ │ │ - ldrsbteq fp, [r4], -r8 │ │ │ │ + bllt ff291c98 <__read_chk@plt+0xff22c8c4> │ │ │ │ + eorseq fp, r4, r8, asr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ @ instruction: 0xffffffd1 │ │ │ │ - eorseq fp, r4, r6, asr #13 │ │ │ │ - eorseq sl, sl, r2, asr #13 │ │ │ │ + eorseq fp, r4, r6, lsr r7 │ │ │ │ + eorseq sl, sl, r2, lsr r7 │ │ │ │ @ instruction: 0xffff9d57 │ │ │ │ - andseq fp, r8, lr, asr #16 │ │ │ │ + andseq fp, r8, r2, ror #14 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ - eorseq fp, r4, r8, ror #10 │ │ │ │ - strhteq r8, [sp], -r4 │ │ │ │ - eoreq r8, sp, sl, lsr #11 │ │ │ │ - andseq r4, sl, r6, lsl #16 │ │ │ │ - mulseq r8, r4, r7 │ │ │ │ - andseq r9, r8, r8, lsl r1 │ │ │ │ + ldrsbteq fp, [r4], -r8 │ │ │ │ + strhteq r8, [sp], -r8 │ │ │ │ + eoreq r8, sp, lr, lsr #9 │ │ │ │ + andseq r4, sl, sl, lsl r7 │ │ │ │ + andseq fp, r8, r8, lsr #13 │ │ │ │ + andseq r9, r8, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #28 │ │ │ │ - eoreq r3, sp, lr, lsr #27 │ │ │ │ - eoreq sl, r7, ip, lsr #21 │ │ │ │ + strhteq r3, [sp], -r2 │ │ │ │ + eoreq sl, r7, r0, asr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r6, r7, r4, ror lr │ │ │ │ - andseq r8, r8, lr, ror pc │ │ │ │ - andseq r8, r8, sl, lsl pc │ │ │ │ - eoreq r7, sp, r6, asr #31 │ │ │ │ - strhteq r7, [sp], -r4 │ │ │ │ - @ instruction: 0x0019ccb2 │ │ │ │ + @ instruction: 0x00176dbc │ │ │ │ + mulseq r8, r2, lr │ │ │ │ + andseq r8, r8, lr, lsr #28 │ │ │ │ + eoreq r7, sp, sl, asr #29 │ │ │ │ + strhteq r7, [sp], -r8 │ │ │ │ + andseq ip, r9, r6, asr #23 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sl, r8, ip, lsr #31 │ │ │ │ - @ instruction: 0x00195afe │ │ │ │ - eoreq r7, sp, r4, lsr #28 │ │ │ │ - eoreq r7, sp, sl, lsl lr │ │ │ │ - mulseq r8, lr, ip │ │ │ │ - andseq r8, r8, ip, ror #24 │ │ │ │ - andseq sl, r8, r2, lsr #29 │ │ │ │ - @ instruction: 0x001959f4 │ │ │ │ - andseq r6, r7, r4, ror #19 │ │ │ │ - andseq sl, r8, r0, lsl pc │ │ │ │ + andseq sl, r8, r0, asr #29 │ │ │ │ + andseq r5, r9, r2, lsl sl │ │ │ │ + eoreq r7, sp, r8, lsr #26 │ │ │ │ + eoreq r7, sp, lr, lsl sp │ │ │ │ + @ instruction: 0x00188bb2 │ │ │ │ + andseq r8, r8, r0, lsl #23 │ │ │ │ + @ instruction: 0x0018adb6 │ │ │ │ + andseq r5, r9, r8, lsl #18 │ │ │ │ + andseq r6, r7, ip, lsr #18 │ │ │ │ + andseq sl, r8, r4, lsr #28 │ │ │ │ andcs r9, r1, #27648 @ 0x6c00 │ │ │ │ @ instruction: 0xf8cd981e │ │ │ │ ldrbmi r8, [r8], r8, rrx │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mrc2 7, 0, pc, cr2, cr12, {7} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldrb r9, [r8, -r0, lsr #6]! │ │ │ │ @ instruction: 0x3778f8df │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - blt fe851dc4 <__read_chk@plt+0xfe7ec9f0> │ │ │ │ + blt fe851d54 <__read_chk@plt+0xfe7ec980> │ │ │ │ @ instruction: 0x376cf8df │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - blt fe651dd4 <__read_chk@plt+0xfe5eca00> │ │ │ │ + blt fe651d64 <__read_chk@plt+0xfe5ec990> │ │ │ │ @ instruction: 0x3760f8df │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - blt fe451de4 <__read_chk@plt+0xfe3eca10> │ │ │ │ + blt fe451d74 <__read_chk@plt+0xfe3ec9a0> │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ - blls 6ee160 <__read_chk@plt+0x688d8c> │ │ │ │ + blls 6ee0f0 <__read_chk@plt+0x688d1c> │ │ │ │ svclt 0x00082c01 │ │ │ │ svclt 0x000c2b00 │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ msrhi CPSR_fsxc, #0 │ │ │ │ @ instruction: 0x173cf8df │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ rsbhi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0x46d84479 │ │ │ │ - mcr 7, 2, pc, cr12, cr0, {4} @ │ │ │ │ + mcr 7, 4, pc, cr4, cr0, {4} @ │ │ │ │ @ instruction: 0x372cf8df │ │ │ │ strtmi r4, [r2], -r1, lsl #12 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0x4618931f │ │ │ │ @ instruction: 0xff88f7cf │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffaac5 │ │ │ │ @ instruction: 0xf8dfba60 │ │ │ │ andcs r1, r5, #4, 14 @ 0x100000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - mcr 7, 1, pc, cr14, cr0, {4} @ │ │ │ │ + mcr 7, 3, pc, cr6, cr0, {4} @ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsr #12 │ │ │ │ ldc2 0, cr15, [r0, #-188] @ 0xffffff44 │ │ │ │ - blt 1791e5c <__read_chk@plt+0x172ca88> │ │ │ │ + blt 1791dec <__read_chk@plt+0x172ca18> │ │ │ │ @ instruction: 0xf7ff921e │ │ │ │ stmdavs fp!, {r0, r1, r5, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf503981e │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf0133125 │ │ │ │ - blls 797ab8 <__read_chk@plt+0x7326e4> │ │ │ │ + blls 797a48 <__read_chk@plt+0x732674> │ │ │ │ andscs fp, r1, #20, 30 @ 0x50 │ │ │ │ ldmdavs fp, {r0, r4, r5, r9, sp} │ │ │ │ @ instruction: 0xf7fa6859 │ │ │ │ @ instruction: 0xf8d8f885 │ │ │ │ - blcs dfe8c <__read_chk@plt+0x7aab8> │ │ │ │ - bge fe810f8c <__read_chk@plt+0xfe7abbb8> │ │ │ │ - blt ed1e90 <__read_chk@plt+0xe6cabc> │ │ │ │ + blcs dfe1c <__read_chk@plt+0x7aa48> │ │ │ │ + bge fe810f1c <__read_chk@plt+0xfe7abb48> │ │ │ │ + blt ed1e20 <__read_chk@plt+0xe6ca4c> │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmvs r8, {r1, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ submi r9, r0, #27648 @ 0x6c00 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ stc2l 7, cr15, [sl], #-1004 @ 0xfffffc14 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ @@ -113352,127 +113324,127 @@ │ │ │ │ @ instruction: 0x365cf8df │ │ │ │ andls r4, r1, #2113929216 @ 0x7e000000 │ │ │ │ ldrbtmi r4, [fp], #-1707 @ 0xfffff955 │ │ │ │ @ instruction: 0xf1069300 │ │ │ │ tstls pc, #92, 6 @ 0x70000001 │ │ │ │ movtcs r4, #1560 @ 0x618 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - svc 0x00def790 │ │ │ │ + ldmda r6, {r0, r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ addspl pc, fp, r6, lsl #17 │ │ │ │ eorvs r2, r3, r0, ror #6 │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ - blls 8ae290 <__read_chk@plt+0x848ebc> │ │ │ │ + blls 8ae220 <__read_chk@plt+0x848e4c> │ │ │ │ submi r9, r9, #0, 6 │ │ │ │ stmib sp, {r6, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8cd5402 │ │ │ │ @ instruction: 0xf111b004 │ │ │ │ - stmdacs r3, {r0, r1, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r3, {r0, r1, r2, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ cmpphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ vadd.i8 d18, d0, d1 │ │ │ │ ldmdavc fp!, {r0, r1, r2, r3, r5, r7, r8, pc} │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ @ instruction: 0x1608f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7904479 │ │ │ │ - strmi lr, [r3], -r8, lsr #27 │ │ │ │ + strmi lr, [r3], -r0, ror #27 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r3, #212, 4 @ 0x4000000d │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ stc2 0, cr15, [r6], {47} @ 0x2f │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffaa27 │ │ │ │ - blls 7c2688 <__read_chk@plt+0x75d2b4> │ │ │ │ + blls 7c2618 <__read_chk@plt+0x75d244> │ │ │ │ ldrsbteq pc, [ip], r8 @ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd685a │ │ │ │ @ instruction: 0xf8d8fe1f │ │ │ │ - blcs dff94 <__read_chk@plt+0x7abc0> │ │ │ │ - bge 711094 <__read_chk@plt+0x6abcc0> │ │ │ │ + blcs dff24 <__read_chk@plt+0x7ab50> │ │ │ │ + bge 711024 <__read_chk@plt+0x6abc50> │ │ │ │ ldmiblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d89b1b │ │ │ │ ldmdbls lr, {r2, r3, r4, r5, r7} │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xffb0f7fd │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffaa09 │ │ │ │ - blls 7c264c <__read_chk@plt+0x75d278> │ │ │ │ + blls 7c25dc <__read_chk@plt+0x75d208> │ │ │ │ ldmdals lr, {r2, r4, r5, r9, sl, fp, sp, pc} │ │ │ │ ldmdavs fp, {r1, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fe6859 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blge fff910cc <__read_chk@plt+0xfff2bcf8> │ │ │ │ + blge fff9105c <__read_chk@plt+0xfff2bc88> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xb1244625 │ │ │ │ ldmdbvs r8, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ - svc 0x006ef790 │ │ │ │ + svc 0x00a6f790 │ │ │ │ stmdavs r3!, {r0, r2, r9, sl, lr} │ │ │ │ svcls 0x001b2220 │ │ │ │ ldmdavs ip!, {r1, r3, r4, r6, ip, sp, lr} │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ strtmi sl, [r3], -r9, ror #23 │ │ │ │ ldmdavs fp!, {sp, lr, pc} │ │ │ │ @ instruction: 0x462a685b │ │ │ │ stmdavs r3!, {r0, r3, r4, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xb014f8d3 │ │ │ │ @ instruction: 0xf7904658 │ │ │ │ - stmdblt r0!, {r5, r6, fp, sp, lr, pc} │ │ │ │ + stmdblt r0!, {r3, r4, r7, fp, sp, lr, pc} │ │ │ │ andcc pc, r5, fp, lsl r8 @ │ │ │ │ @ instruction: 0xf0002b2e │ │ │ │ stmiavs r4!, {r1, r2, r5, r6, r9, pc} │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ - bllt ff59201c <__read_chk@plt+0xff52cc48> │ │ │ │ + bllt ff591fac <__read_chk@plt+0xff52cbd8> │ │ │ │ ldmdals lr, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mrc2 7, 2, pc, cr2, cr14, {7} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 7bef58 <__read_chk@plt+0x759b84> │ │ │ │ + blls 7beee8 <__read_chk@plt+0x759b14> │ │ │ │ @ instruction: 0x4627681c │ │ │ │ stmdavs r3!, {r2, r5, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7906958 │ │ │ │ - @ instruction: 0x4607ef3e │ │ │ │ + @ instruction: 0x4607ef76 │ │ │ │ strbcs r6, [r4], -r3, lsr #16 │ │ │ │ subsvc r9, lr, fp, lsl sl │ │ │ │ stccs 8, cr6, [r0], {20} │ │ │ │ - blge fef11150 <__read_chk@plt+0xfeeabd7c> │ │ │ │ + blge fef110e0 <__read_chk@plt+0xfeeabd0c> │ │ │ │ ldrmi r4, [r3], r3, lsr #12 │ │ │ │ @ instruction: 0xf8dbe001 │ │ │ │ ldmdavs fp, {ip, sp}^ │ │ │ │ ldmdbvs r9, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ ldmdbvs sp, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7904628 │ │ │ │ - ldmdblt r0, {r1, r2, r3, r5, fp, sp, lr, pc}^ │ │ │ │ - blcs c6b820 <__read_chk@plt+0xc0644c> │ │ │ │ + ldmdblt r0, {r1, r2, r5, r6, fp, sp, lr, pc}^ │ │ │ │ + blcs c6b7b0 <__read_chk@plt+0xc063dc> │ │ │ │ stmdavs r3!, {r0, r1, r2, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf89a705e │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0320 │ │ │ │ stmiavs r4!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ - bllt fe79208c <__read_chk@plt+0xfe72ccb8> │ │ │ │ + bllt fe79201c <__read_chk@plt+0xfe72cc48> │ │ │ │ ldmdavs r3, {r0, r1, r3, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmvs fp, {r1, r5, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ andsvs r8, r3, lr, asr r1 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffa98d │ │ │ │ - bls 7c2554 <__read_chk@plt+0x75d180> │ │ │ │ + bls 7c24e4 <__read_chk@plt+0x75d110> │ │ │ │ tstlt r3, r3, lsl r8 │ │ │ │ - blcs ee328 <__read_chk@plt+0x88f54> │ │ │ │ + blcs ee2b8 <__read_chk@plt+0x88ee4> │ │ │ │ @ instruction: 0xf8dfd1f1 │ │ │ │ ldrbtmi r1, [r9], #-1184 @ 0xfffffb60 │ │ │ │ - blls 7cd8e4 <__read_chk@plt+0x768510> │ │ │ │ + blls 7cd874 <__read_chk@plt+0x7684a0> │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf7fd6859 │ │ │ │ @ instruction: 0xf8d8f867 │ │ │ │ - blcs e00d8 <__read_chk@plt+0x7ad04> │ │ │ │ + blcs e0068 <__read_chk@plt+0x7ac94> │ │ │ │ ldmdbge r6!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdblt r1, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ ldmvs r8, {r1, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ submi r9, r0, #27648 @ 0x6c00 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mcr2 7, 6, pc, cr12, cr9, {7} @ │ │ │ │ @@ -113480,25 +113452,25 @@ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffa95f │ │ │ │ @ instruction: 0xf89ab8fa │ │ │ │ smmlaeq r8, r4, r1, r3 │ │ │ │ - blge 1691714 <__read_chk@plt+0x162c340> │ │ │ │ + blge 16916a4 <__read_chk@plt+0x162c2d0> │ │ │ │ ldmdals lr, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ - blx 1d9211c <__read_chk@plt+0x1d2cd48> │ │ │ │ + blx 1d920ac <__read_chk@plt+0x1d2ccd8> │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf7ffa947 │ │ │ │ - blls 7c24c8 <__read_chk@plt+0x75d0f4> │ │ │ │ + blls 7c2458 <__read_chk@plt+0x75d084> │ │ │ │ ldrsbteq pc, [ip], r8 @ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ movwcs r6, #2140 @ 0x85c │ │ │ │ stmib sp, {r1, r5, r6, r8, fp, sp, lr}^ │ │ │ │ stmdavs r4!, {r1, r8, r9, ip, sp}^ │ │ │ │ stmdavs r4!, {r2, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ stmib sp, {r2, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -113517,150 +113489,150 @@ │ │ │ │ stmdacs r1, {r0, r1} │ │ │ │ @ instruction: 0xf000b2db │ │ │ │ stmdacs r3, {r1, r4, r5, r8, pc} │ │ │ │ @ instruction: 0xf023bf04 │ │ │ │ @ instruction: 0xf88a0303 │ │ │ │ strdle r3, [r8], -ip │ │ │ │ @ instruction: 0xf0002a01 │ │ │ │ - bcs 1747c8 <__read_chk@plt+0x10f3f4> │ │ │ │ + bcs 174758 <__read_chk@plt+0x10f384> │ │ │ │ orrhi pc, r1, r0 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ stmibmi fp!, {r0, r1, r2, r8, r9, fp, sp, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7902000 │ │ │ │ - @ instruction: 0x4603ec76 │ │ │ │ + strmi lr, [r3], -lr, lsr #25 │ │ │ │ @ instruction: 0xf8dae6cf │ │ │ │ ldmdbls lr, {r7, r9, ip, sp} │ │ │ │ - blls 7ae530 <__read_chk@plt+0x74915c> │ │ │ │ + blls 7ae4c0 <__read_chk@plt+0x7490ec> │ │ │ │ ldmdavs fp, {r6, r9, lr} │ │ │ │ @ instruction: 0xf7fb685a │ │ │ │ @ instruction: 0xf89af957 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0304 │ │ │ │ @ instruction: 0xf8d830f4 │ │ │ │ - blcs e01ec <__read_chk@plt+0x7ae18> │ │ │ │ + blcs e017c <__read_chk@plt+0x7ada8> │ │ │ │ stmiage ip!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ stmlt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8594bdc │ │ │ │ @ instruction: 0xf8c83003 │ │ │ │ @ instruction: 0xf7ff3000 │ │ │ │ smlabblt sp, r0, r8, fp │ │ │ │ str r2, [r9], r0, lsl #10 │ │ │ │ @ instruction: 0xf8594bd8 │ │ │ │ str r5, [r5], r3 │ │ │ │ andcs sl, r0, sl, lsr ip │ │ │ │ @ instruction: 0xf0534621 │ │ │ │ @ instruction: 0xf8daffeb │ │ │ │ ldmvs sl, {r7, r9, ip, sp} │ │ │ │ - bne fe7ae6b0 <__read_chk@plt+0xfe7492dc> │ │ │ │ + bne fe7ae640 <__read_chk@plt+0xfe74926c> │ │ │ │ @ instruction: 0x61239a2a │ │ │ │ teqlt r3, r2, asr r8 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs r2, {r0, r3, r6, r7, r9, fp, sp, pc} │ │ │ │ mvnsle r3, r1, lsl #22 │ │ │ │ - bcs ec6c8 <__read_chk@plt+0x872f4> │ │ │ │ - bge ff19133c <__read_chk@plt+0xff12bf68> │ │ │ │ + bcs ec658 <__read_chk@plt+0x87284> │ │ │ │ + bge ff1912cc <__read_chk@plt+0xff12bef8> │ │ │ │ andsvs r9, sl, fp, lsl fp │ │ │ │ - blcs f27d4 <__read_chk@plt+0x8d400> │ │ │ │ - bge ff011348 <__read_chk@plt+0xfefabf74> │ │ │ │ - blcs ee4dc <__read_chk@plt+0x89108> │ │ │ │ - bge fef11450 <__read_chk@plt+0xfeeac07c> │ │ │ │ + blcs f2764 <__read_chk@plt+0x8d390> │ │ │ │ + bge ff0112d8 <__read_chk@plt+0xfefabf04> │ │ │ │ + blcs ee46c <__read_chk@plt+0x89098> │ │ │ │ + bge fef113e0 <__read_chk@plt+0xfeeac00c> │ │ │ │ andcs r6, r1, #5308416 @ 0x510000 │ │ │ │ @ instruction: 0xf7fc981e │ │ │ │ @ instruction: 0xf7fffbbb │ │ │ │ - blls 7c2d28 <__read_chk@plt+0x75d954> │ │ │ │ + blls 7c2cb8 <__read_chk@plt+0x75d8e4> │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ - bcs ee4d4 <__read_chk@plt+0x89100> │ │ │ │ + bcs ee464 <__read_chk@plt+0x89090> │ │ │ │ stmibmi r0, {r1, r3, r4, r5, r6, r8, ip, lr, pc}^ │ │ │ │ ldr r4, [r0, #-1145]! @ 0xfffffb87 │ │ │ │ andcs r4, r5, #3129344 @ 0x2fc000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldc 7, cr15, [r6], {144} @ 0x90 │ │ │ │ + mcrr 7, 9, pc, lr, cr0 @ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsr #12 │ │ │ │ - blx fff10348 <__read_chk@plt+0xffeaaf74> │ │ │ │ + blx fff102d8 <__read_chk@plt+0xffeaaf04> │ │ │ │ @ instruction: 0xf85b4bb6 │ │ │ │ @ instruction: 0xf8ca3003 │ │ │ │ @ instruction: 0xf7ff3000 │ │ │ │ teqls r3, #3997696 @ 0x3d0000 │ │ │ │ @ instruction: 0xf7fe931c │ │ │ │ @ instruction: 0x901ebfd4 │ │ │ │ stmdalt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdavc ip!, {r0, r4, r6, r9, sl, fp, sp, pc} │ │ │ │ svcvc 0x0033b97c │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf106ae4b │ │ │ │ eorscs r0, pc, #28, 2 │ │ │ │ @ instruction: 0xf7904638 │ │ │ │ - ldmdavc fp!, {r2, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavc fp!, {r2, r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ eorsmi pc, pc, r7, lsl #17 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 7bfbd0 <__read_chk@plt+0x75a7fc> │ │ │ │ + blls 7bfb60 <__read_chk@plt+0x75a78c> │ │ │ │ stmdblt ip!, {r2, r3, r4, fp, sp, lr} │ │ │ │ stmdavs r0!, {r0, r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f64639 │ │ │ │ stmiblt r0!, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stccs 8, cr6, [r0], {164} @ 0xa4 │ │ │ │ - blls 7c8ac8 <__read_chk@plt+0x7636f4> │ │ │ │ - bcs ee358 <__read_chk@plt+0x88f84> │ │ │ │ + blls 7c8a58 <__read_chk@plt+0x763684> │ │ │ │ + bcs ee2e8 <__read_chk@plt+0x88f14> │ │ │ │ mrshi pc, (UNDEF: 13) @ │ │ │ │ @ instruction: 0x461c4613 │ │ │ │ - blcs ee668 <__read_chk@plt+0x89294> │ │ │ │ + blcs ee5f8 <__read_chk@plt+0x89224> │ │ │ │ adcmi sp, r2, #-1073741762 @ 0xc000003e │ │ │ │ mrshi pc, (UNDEF: 5) @ │ │ │ │ and r9, r4, fp, lsl sp │ │ │ │ stmdavs fp!, {r2, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf00042a3 │ │ │ │ stmdavs r0!, {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0f64639 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldcmi 0, cr13, [r6, #976] @ 0x3d0 │ │ │ │ subcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xf105447d │ │ │ │ @ instruction: 0xf790001c │ │ │ │ - blls 7cfe30 <__read_chk@plt+0x76aa5c> │ │ │ │ + blls 7cfea0 <__read_chk@plt+0x76aacc> │ │ │ │ movwcs r6, #28 │ │ │ │ subscc pc, fp, r5, lsl #17 │ │ │ │ ldrbtmi r4, [fp], #-2960 @ 0xfffff470 │ │ │ │ ldrls lr, [lr, #-1555] @ 0xfffff9ed │ │ │ │ svclt 0x00b4f7fe │ │ │ │ ldrbtmi r4, [r9], #-2446 @ 0xfffff672 │ │ │ │ - blt f52348 <__read_chk@plt+0xeecf74> │ │ │ │ + blt f522d8 <__read_chk@plt+0xeecf04> │ │ │ │ tstcc ip, #577536 @ 0x8d000 │ │ │ │ ldrbtmi r4, [sl], #-2445 @ 0xfffff673 │ │ │ │ strb r4, [r9, #1145] @ 0x479 │ │ │ │ ldrbtmi r4, [r9], #-2444 @ 0xfffff674 │ │ │ │ stmibmi ip, {r0, r1, r2, r4, r5, r6, sl, sp, lr, pc} │ │ │ │ ldrt r4, [r8], #1145 @ 0x479 │ │ │ │ addeq pc, r0, #14286848 @ 0xda0000 │ │ │ │ stmdavs r1, {r1, r3, r4, r5, r6, sl, fp, ip} │ │ │ │ - bne 32e670 <__read_chk@plt+0x2c929c> │ │ │ │ + bne 32e600 <__read_chk@plt+0x2c922c> │ │ │ │ @ instruction: 0xf6bf428f │ │ │ │ tstcc r1, r7, lsr #20 │ │ │ │ and r2, r4, r0 │ │ │ │ andcs r3, r1, r1, lsl #4 │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ ldrmi r8, [ip], -sp, asr #1 │ │ │ │ - blcs ee5f8 <__read_chk@plt+0x89224> │ │ │ │ + blcs ee588 <__read_chk@plt+0x891b4> │ │ │ │ stmdacs r0, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ - bge 711490 <__read_chk@plt+0x6ac0bc> │ │ │ │ + bge 711420 <__read_chk@plt+0x6ac04c> │ │ │ │ andsvs r9, ip, fp, lsl fp │ │ │ │ - blt 612398 <__read_chk@plt+0x5acfc4> │ │ │ │ + blt 612328 <__read_chk@plt+0x5acf54> │ │ │ │ addmi pc, r0, #14286848 @ 0xda0000 │ │ │ │ stmiavs r0!, {r0, r1, r3, r4, r5, r6, r9, sl, fp, ip} │ │ │ │ vhsub.u8 d20, d16, d7 │ │ │ │ stmdacc r1, {r0, r6, r7, pc} │ │ │ │ and r2, r5, r0, lsl #10 │ │ │ │ strcs r1, [r1, #-3673] @ 0xfffff1a7 │ │ │ │ @ instruction: 0xf0004288 │ │ │ │ @ instruction: 0x460b80b0 │ │ │ │ ldmvs r2, {r0, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ - bls 7c07fc <__read_chk@plt+0x75b428> │ │ │ │ + bls 7c078c <__read_chk@plt+0x75b3b8> │ │ │ │ movwcc r6, #4113 @ 0x1011 │ │ │ │ stmiavs r2!, {r0, r5, fp, sp, lr}^ │ │ │ │ addsmi r1, r9, #561152 @ 0x89000 │ │ │ │ ldmibge r6!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ strdcs sl, [r0], -r1 │ │ │ │ @@ -113674,17 +113646,17 @@ │ │ │ │ @ instruction: 0xf89ad150 │ │ │ │ strdcc r3, [r2, -ip] │ │ │ │ andeq pc, r3, #1 │ │ │ │ movweq pc, #4962 @ 0x1362 @ │ │ │ │ rscscc pc, ip, sl, lsl #17 │ │ │ │ ldmdbmi pc, {r1, r2, r6, r7, r9, sl, sp, lr, pc}^ @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 1292260 <__read_chk@plt+0x122ce8c> │ │ │ │ + bl 20921f0 <__read_chk@plt+0x202ce1c> │ │ │ │ ldrdcc pc, [r0], #138 @ 0x8a │ │ │ │ - blcs e5c38 <__read_chk@plt+0x80864> │ │ │ │ + blcs e5bc8 <__read_chk@plt+0x807f4> │ │ │ │ ldmdavs sl, {r6, ip, lr, pc} │ │ │ │ eorsle r2, sp, r0, lsl #20 │ │ │ │ @ instruction: 0xf852685b │ │ │ │ @ instruction: 0xf0f80023 │ │ │ │ strtmi pc, [r3], -r1, lsr #18 │ │ │ │ andcs r9, r3, #0 │ │ │ │ andcs r2, r2, r0, lsl #2 │ │ │ │ @@ -113694,39 +113666,39 @@ │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ tstls ip, #3616 @ 0xe20 │ │ │ │ @ instruction: 0xf7fe9333 │ │ │ │ @ instruction: 0xf89abef9 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0304 │ │ │ │ @ instruction: 0xf8db30f4 │ │ │ │ - bcs dc470 <__read_chk@plt+0x7709c> │ │ │ │ + bcs dc400 <__read_chk@plt+0x7702c> │ │ │ │ svcge 0x0047f47e │ │ │ │ smlalscc pc, r5, sl, r8 @ │ │ │ │ biceq pc, r3, #-2013265919 @ 0x88000001 │ │ │ │ rscscc pc, r5, sl, lsl #17 │ │ │ │ tstls r8, #67108864 @ 0x4000000 │ │ │ │ svclt 0x00adf7fe │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldrdcc pc, [r0], #138 @ 0x8a │ │ │ │ eorsls r2, r3, #0, 4 │ │ │ │ @ instruction: 0xf7fe921c │ │ │ │ @ instruction: 0xf8cdbeea │ │ │ │ ldrbmi r8, [r8], r8, rrx │ │ │ │ - bllt ffa124a0 <__read_chk@plt+0xff9ad0cc> │ │ │ │ + bllt ffa12430 <__read_chk@plt+0xff9ad05c> │ │ │ │ @ instruction: 0xf53f0758 │ │ │ │ @ instruction: 0xe7aaae7d │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldmdbmi r9!, {r0, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ sxtab16 r4, r0, r9, ror #8 │ │ │ │ andcs r4, r5, #56, 18 @ 0xe0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ffe12304 <__read_chk@plt+0xffdacf30> │ │ │ │ + bl c12294 <__read_chk@plt+0xbacec0> │ │ │ │ @ instruction: 0x2115f89a │ │ │ │ ldreq r4, [r2, -r3, lsl #12] │ │ │ │ - bmi e09958 <__read_chk@plt+0xda4584> │ │ │ │ + bmi e098e8 <__read_chk@plt+0xda4514> │ │ │ │ andls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ andcs r2, r3, #0, 2 │ │ │ │ @ instruction: 0xf0ed2004 │ │ │ │ @ instruction: 0xf7fffedd │ │ │ │ andls fp, r0, r1, ror r9 │ │ │ │ ldmdbls lr, {r1, r3, r4, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d84633 │ │ │ │ @@ -113743,147 +113715,147 @@ │ │ │ │ ldrbtmi r4, [sl], #-2596 @ 0xfffff5dc │ │ │ │ ldmdbls fp, {r0, r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrb r6, [r5, -sl] │ │ │ │ ldr r9, [lr, #2587]! @ 0xa1b │ │ │ │ andsvs r9, sl, fp, lsl fp │ │ │ │ stmdblt ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ smlaldx r4, sp, fp, r6 │ │ │ │ - b 1212374 <__read_chk@plt+0x11acfa0> │ │ │ │ + b 2012304 <__read_chk@plt+0x1facf30> │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ - andseq sl, r8, r0, ror #26 │ │ │ │ + andseq sl, r8, r4, ror ip │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ - andseq sl, r8, r2, ror #24 │ │ │ │ - eorseq r9, sl, r6, lsr #21 │ │ │ │ - eoreq r7, sp, sl, asr sl │ │ │ │ - eorseq r9, sl, r8, ror sl │ │ │ │ - andseq lr, r7, lr, ror #25 │ │ │ │ - @ instruction: 0x0017ecd4 │ │ │ │ - andseq sl, r8, r6, asr #21 │ │ │ │ - @ instruction: 0x00188dd8 │ │ │ │ + andseq sl, r8, r6, ror fp │ │ │ │ + eorseq r9, sl, r6, lsl fp │ │ │ │ + eoreq r7, sp, lr, asr r9 │ │ │ │ + eorseq r9, sl, r8, ror #21 │ │ │ │ + andseq lr, r7, r2, lsl #24 │ │ │ │ + andseq lr, r7, r8, ror #23 │ │ │ │ + @ instruction: 0x0018a9da │ │ │ │ + andseq r8, r8, ip, ror #25 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - andseq sl, r8, r0, asr r9 │ │ │ │ - andseq sl, r8, lr, lsl #16 │ │ │ │ - eorseq r9, sl, r0, asr r6 │ │ │ │ - andseq lr, r7, r6, lsl sl │ │ │ │ - andseq r1, ip, lr, ror r5 │ │ │ │ - eoreq r3, sp, r6, ror r9 │ │ │ │ - andseq r3, r9, r8, lsr #1 │ │ │ │ - andseq r1, ip, sl, ror #10 │ │ │ │ - andseq sl, r8, r4, asr #16 │ │ │ │ - andseq sl, r8, r6, asr #13 │ │ │ │ - andseq r8, r8, r0, lsr fp │ │ │ │ - @ instruction: 0x00188af6 │ │ │ │ - andseq r8, r8, r0, lsr #12 │ │ │ │ - andseq r6, r7, r4, lsl r0 │ │ │ │ - @ instruction: 0x001ab6f6 │ │ │ │ + andseq sl, r8, r4, ror #16 │ │ │ │ + andseq sl, r8, r2, lsr #14 │ │ │ │ + eorseq r9, sl, r0, asr #13 │ │ │ │ + andseq lr, r7, sl, lsr #18 │ │ │ │ + mulseq ip, r2, r4 │ │ │ │ + eoreq r3, sp, sl, ror r8 │ │ │ │ + @ instruction: 0x00192fbc │ │ │ │ + andseq r1, ip, lr, ror r4 │ │ │ │ + andseq sl, r8, r8, asr r7 │ │ │ │ + @ instruction: 0x0018a5da │ │ │ │ + andseq r8, r8, r4, asr #20 │ │ │ │ + andseq r8, r8, sl, lsl #20 │ │ │ │ + andseq r8, r8, r4, lsr r5 │ │ │ │ + andseq r5, r7, ip, asr pc │ │ │ │ + andseq fp, sl, sl, lsl #12 │ │ │ │ ldrbeq r7, [sl, r3, lsl #20] │ │ │ │ vraddhn.i16 d29, , q1 │ │ │ │ ldrbmi r0, [r0, -r3, asr #32]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec2b7c0 <__read_chk@plt+0xfebc63ec> │ │ │ │ + bl fec2b750 <__read_chk@plt+0xfebc637c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r2, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0xf0234604 │ │ │ │ andvc r0, r3, #67108864 @ 0x4000000 │ │ │ │ ldmdavs r1, {r4, fp, pc}^ │ │ │ │ @ instruction: 0xf862f0c3 │ │ │ │ @ instruction: 0xf0007a23 │ │ │ │ vhadd.u32 d16, d0, d15 │ │ │ │ eorvc r0, r3, #68, 6 @ 0x10000001 │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2b7f4 <__read_chk@plt+0xfebc6420> │ │ │ │ + bl fec2b784 <__read_chk@plt+0xfebc63b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [r3, #-896] @ 0xfffffc80 │ │ │ │ cdpmi 0, 4, cr11, cr3, cr3, {4} │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ stmdavs fp!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - bcs ee674 <__read_chk@plt+0x892a0> │ │ │ │ + bcs ee604 <__read_chk@plt+0x89230> │ │ │ │ stmdacs sl, {r0, r4, r6, ip, lr, pc} │ │ │ │ stmdavs r8!, {r4, r5, r6, ip, lr, pc}^ │ │ │ │ ldmdavs r9, {r0, r1, r2, r5, r6, r7, r9, ip, sp, pc}^ │ │ │ │ svccs 0x00ffb960 │ │ │ │ @ instruction: 0xf640d059 │ │ │ │ addmi r6, r1, #251 @ 0xfb │ │ │ │ mcrrne 12, 0, sp, r8, cr14 │ │ │ │ ldrbpl r6, [r7], #-88 @ 0xffffffa8 │ │ │ │ strtmi r2, [r8], -r1, lsl #10 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ ldclvc 6, cr15, [lr], #256 @ 0x100 │ │ │ │ ldclle 5, cr4, [r4, #-388] @ 0xfffffe7c │ │ │ │ movwcs r4, #3380 @ 0xd34 │ │ │ │ rsbvs r4, fp, sp, ror r4 │ │ │ │ - blx ff792508 <__read_chk@plt+0xff72d134> │ │ │ │ + blx ff712498 <__read_chk@plt+0xff6ad0c4> │ │ │ │ ldmvs r8, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ - blx 1b90a9c <__read_chk@plt+0x1b2b6c8> │ │ │ │ + blx 590a2c <__read_chk@plt+0x52b658> │ │ │ │ ldrbtmi r4, [fp], #-2864 @ 0xfffff4d0 │ │ │ │ ldmib r3, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ mrrcne 2, 0, r1, r0, cr0 │ │ │ │ - strpl r6, [pc], #88 @ d4660 <__read_chk@plt+0x6f28c> │ │ │ │ + strpl r6, [pc], #88 @ d45f0 <__read_chk@plt+0x6f21c> │ │ │ │ ldrbtmi r4, [fp], #-2861 @ 0xfffff4d3 │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ mcrrne 8, 9, r6, r2, cr8 │ │ │ │ ldmdavs sl, {r1, r3, r4, r7, sp, lr} │ │ │ │ tstlt r1, fp, asr r8 │ │ │ │ stcmi 8, cr6, [r9, #-36]! @ 0xffffffdc │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ @ instruction: 0xf113447d │ │ │ │ - andcs pc, r0, r5, lsr fp @ │ │ │ │ - blx ff792548 <__read_chk@plt+0xff72d174> │ │ │ │ + ldrdcs pc, [r0], -sp │ │ │ │ + blx ff7124d8 <__read_chk@plt+0xff6ad104> │ │ │ │ ldmib r3, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ ldmdbvs r8, {r9, ip}^ │ │ │ │ - blx fff10a4e <__read_chk@plt+0xffeab67a> │ │ │ │ + blx fff109de <__read_chk@plt+0xffeab60a> │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ subsvs r4, sl, r5, lsl #12 │ │ │ │ andne lr, r2, #3457024 @ 0x34c000 │ │ │ │ - ble 4250e8 <__read_chk@plt+0x3bfd14> │ │ │ │ + ble 425078 <__read_chk@plt+0x3bfca4> │ │ │ │ sbcle r2, r2, r0, lsl #26 │ │ │ │ @ instruction: 0xd1bf2c0a │ │ │ │ ldrbtmi r4, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbvs fp, {r5, r9, sl, lr} │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0x471840f0 │ │ │ │ @ instruction: 0xf1154618 │ │ │ │ - blmi 6d31ac <__read_chk@plt+0x66ddd8> │ │ │ │ + blmi 6d2fdc <__read_chk@plt+0x66dc08> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - stc 7, cr15, [lr, #-576] @ 0xfffffdc0 │ │ │ │ + stcl 7, cr15, [r6, #-576] @ 0xfffffdc0 │ │ │ │ @ instruction: 0xf640e7e8 │ │ │ │ addmi r7, r1, #254 @ 0xfe │ │ │ │ ldmdami r3, {r4, r5, r7, sl, fp, ip, lr, pc} │ │ │ │ ldrbcs r2, [pc, ip, lsl #8]! │ │ │ │ subvs r4, r4, r8, ror r4 │ │ │ │ svccs 0x00ffe79f │ │ │ │ @ instruction: 0xf100bf1c │ │ │ │ strdvs r3, [r8], #-15 @ │ │ │ │ @ instruction: 0xe7f2d199 │ │ │ │ rsbvs r2, fp, r0, lsl #6 │ │ │ │ - blx fe1125bc <__read_chk@plt+0xfe0ad1e8> │ │ │ │ + blx 209254c <__read_chk@plt+0x202d178> │ │ │ │ ldmvs r8, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ - blx 510b50 <__read_chk@plt+0x4ab77c> │ │ │ │ + @ instruction: 0xf9b8f113 │ │ │ │ svclt 0x0000e7ac │ │ │ │ - eorseq r9, sl, lr, lsl #8 │ │ │ │ - eorseq sl, r4, r0, lsl #5 │ │ │ │ - ldrsbteq r9, [sl], -r0 │ │ │ │ - ldrhteq r9, [sl], -lr │ │ │ │ - eorseq r9, sl, lr, lsr #7 │ │ │ │ - mlaseq sl, r4, r3, r9 │ │ │ │ - eorseq r9, sl, r2, ror #6 │ │ │ │ + eorseq r9, sl, lr, ror r4 │ │ │ │ + ldrshteq sl, [r4], -r0 │ │ │ │ + eorseq r9, sl, r0, asr #8 │ │ │ │ + eorseq r9, sl, lr, lsr #8 │ │ │ │ + eorseq r9, sl, lr, lsl r4 │ │ │ │ + eorseq r9, sl, r4, lsl #8 │ │ │ │ + ldrsbteq r9, [sl], -r2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, sl, r0, lsr r3 │ │ │ │ + eorseq r9, sl, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2b934 <__read_chk@plt+0xfebc6560> │ │ │ │ + bl fec2b8c4 <__read_chk@plt+0xfebc64f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r9!, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r9!, {r0, r2, r7, ip, sp, pc} │ │ │ │ - blmi b25924 <__read_chk@plt+0xac0550> │ │ │ │ + blmi b258b4 <__read_chk@plt+0xac04e0> │ │ │ │ ldrbtmi r4, [fp], #-2601 @ 0xfffff5d7 │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ ldmpl ip, {r8} │ │ │ │ @ instruction: 0xf5006820 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ vaddw.u8 , , d17 │ │ │ │ @@ -113891,51 +113863,51 @@ │ │ │ │ msrcc CPSR_x, r2 @ │ │ │ │ ldrdcs pc, [r0], #128 @ 0x80 │ │ │ │ ldrle r0, [ip], #-2011 @ 0xfffff825 │ │ │ │ ldrsbtne pc, [ip], r0 @ │ │ │ │ strcs sl, [r0], #-2818 @ 0xfffff4fe │ │ │ │ movwmi lr, #2509 @ 0x9cd │ │ │ │ teqpvc r1, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ - blx fe592744 <__read_chk@plt+0xfe52d370> │ │ │ │ + blx fe5926d4 <__read_chk@plt+0xfe52d300> │ │ │ │ andeq pc, r1, r0, lsr #3 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ - bmi 6d6c90 <__read_chk@plt+0x6718bc> │ │ │ │ + bmi 6d6c20 <__read_chk@plt+0x67184c> │ │ │ │ ldrbtmi r4, [sl], #-2836 @ 0xfffff4ec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, fp, lsl r1 │ │ │ │ @ instruction: 0x4618bd30 │ │ │ │ @ instruction: 0xb19ae7f1 │ │ │ │ orrlt r6, fp, r3, lsl r8 │ │ │ │ @ instruction: 0xf8536851 │ │ │ │ movwcs r5, #33 @ 0x21 │ │ │ │ @ instruction: 0x461a4611 │ │ │ │ @ instruction: 0xf99ef0ab │ │ │ │ @ instruction: 0xf8d06820 │ │ │ │ - bcs dcac8 <__read_chk@plt+0x776f4> │ │ │ │ + bcs dca58 <__read_chk@plt+0x77684> │ │ │ │ ldmib r2, {r1, r4, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8433100 │ │ │ │ strb r5, [sp, r1, lsr #32] │ │ │ │ - ldrbcc pc, [pc, #79]! @ d4827 <__read_chk@plt+0x6f453> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ d47b7 <__read_chk@plt+0x6f3e3> @ │ │ │ │ @ instruction: 0xf790e7ed │ │ │ │ - svclt 0x0000e8f0 │ │ │ │ - eorseq sl, r4, r4, asr #2 │ │ │ │ + svclt 0x0000e928 │ │ │ │ + ldrhteq sl, [r4], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r4, lr, lsr r1 │ │ │ │ + eorseq sl, r4, lr, lsr #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq sl, [r4], -r2 │ │ │ │ + eorseq sl, r4, r2, ror #2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fef12b34 <__read_chk@plt+0xfeead760> │ │ │ │ + bleq fef12ac4 <__read_chk@plt+0xfeead6f0> │ │ │ │ stcvs 5, cr15, [r5, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf10d4aaa │ │ │ │ stcge 8, cr0, [r6, #-80] @ 0xffffffb0 │ │ │ │ - blmi feb40430 <__read_chk@plt+0xfeadb05c> │ │ │ │ + blmi feb403c0 <__read_chk@plt+0xfeadafec> │ │ │ │ strcs r4, [r0], #-1146 @ 0xfffffb86 │ │ │ │ strhi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8c8ae04 │ │ │ │ ldrtmi r4, [r1], -r0 │ │ │ │ eorsvs r6, ip, ip, lsr #32 │ │ │ │ addsls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0x462a58d3 │ │ │ │ @@ -113944,15 +113916,15 @@ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0bc463b │ │ │ │ @ instruction: 0xf000fbe3 │ │ │ │ cdpne 0, 8, cr0, cr1, cr7, {0} │ │ │ │ tstpeq r2, r1, lsr r0 @ p-variant is OBSOLETE │ │ │ │ stmdacs r1, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ andcs sp, r0, r0, lsl r0 │ │ │ │ - blmi fe6e72c0 <__read_chk@plt+0xfe681eec> │ │ │ │ + blmi fe6e7250 <__read_chk@plt+0xfe681e7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_c, r0, asr #32 │ │ │ │ stcvs 5, cr15, [r5, #52] @ 0x34 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @@ -113964,22 +113936,22 @@ │ │ │ │ eormi pc, r4, sp, lsl #17 │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf8594628 │ │ │ │ movwls r3, #12291 @ 0x3003 │ │ │ │ @ instruction: 0xf84cf7e8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldrtmi r8, [r8], -r9, lsr #1 │ │ │ │ - bl 3926e8 <__read_chk@plt+0x32d314> │ │ │ │ + bl 1192678 <__read_chk@plt+0x112d2a4> │ │ │ │ mvnscc pc, #64, 4 │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ ldrtmi r8, [r0], -r1, lsr #1 │ │ │ │ - @ instruction: 0xf9c0f115 │ │ │ │ + @ instruction: 0xf968f115 │ │ │ │ @ instruction: 0xf07f4628 │ │ │ │ andcs pc, r1, pc, asr pc @ │ │ │ │ - blmi fe14e7e4 <__read_chk@plt+0xfe0e9410> │ │ │ │ + blmi fe14e774 <__read_chk@plt+0xfe0e93a0> │ │ │ │ andge pc, r3, r9, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf503b193 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cmnlt fp, r0, lsl #5 │ │ │ │ stmdacc r2, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xff76f7d9 │ │ │ │ @@ -113988,174 +113960,174 @@ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdavs r0!, {r8, r9, sp} │ │ │ │ @ instruction: 0x4619461a │ │ │ │ @ instruction: 0xff66f0ac │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf998f115 │ │ │ │ + @ instruction: 0xf940f115 │ │ │ │ rsbsle r2, lr, r0, lsl #24 │ │ │ │ andsle r2, r6, r1, lsl #24 │ │ │ │ bicsle r3, r4, r1, lsl #8 │ │ │ │ @ instruction: 0xf8da4b6d │ │ │ │ @ instruction: 0xf8592000 │ │ │ │ andsvs r3, r3, r3 │ │ │ │ ldrtmi lr, [r0], -sp, asr #15 │ │ │ │ - @ instruction: 0xf988f115 │ │ │ │ + @ instruction: 0xf930f115 │ │ │ │ @ instruction: 0xf07f4628 │ │ │ │ - blmi 1b145cc <__read_chk@plt+0x1aaf1f8> │ │ │ │ + blmi 1b1455c <__read_chk@plt+0x1aaf188> │ │ │ │ andcs r2, r5, r3, lsl #4 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ @ instruction: 0xffa0f02e │ │ │ │ - bmi 1a4e764 <__read_chk@plt+0x19e9390> │ │ │ │ + bmi 1a4e6f4 <__read_chk@plt+0x19e9320> │ │ │ │ @ instruction: 0xf859683b │ │ │ │ @ instruction: 0xf8da1002 │ │ │ │ andsvs r2, r1, r0 │ │ │ │ @ instruction: 0xf8d2b15b │ │ │ │ - blvs 55cc44 <__read_chk@plt+0x4f7870> │ │ │ │ + blvs 55cbd4 <__read_chk@plt+0x4f7800> │ │ │ │ mulle r6, r3, r2 │ │ │ │ andcs r4, r3, #97280 @ 0x17c00 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf02e447b │ │ │ │ stmdavs lr!, {r0, r1, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmple r5, r0, lsl #28 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ adcle r2, r4, r0, lsl #16 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldrsbtpl pc, [ip], r3 @ │ │ │ │ - @ instruction: 0xf936f12a │ │ │ │ + @ instruction: 0xf8def12a │ │ │ │ strmi r2, [r2], -r6, lsl #6 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ @ instruction: 0xf8d4f0ef │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ - bvs 180f78 <__read_chk@plt+0x11bba4> │ │ │ │ - blle 425424 <__read_chk@plt+0x3c0050> │ │ │ │ + bvs 180f08 <__read_chk@plt+0x11bb34> │ │ │ │ + blle 4253b4 <__read_chk@plt+0x3bffe0> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - bvs fe1c0de4 <__read_chk@plt+0xfe15ba10> │ │ │ │ + bvs fe1c0d74 <__read_chk@plt+0xfe15b9a0> │ │ │ │ ldmdble r6, {r2, r3, r4, r7, r9, lr}^ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf8d33401 │ │ │ │ stmdacs r0, {r6, r7} │ │ │ │ andcs sp, r0, pc, ror #3 │ │ │ │ @ instruction: 0xf0982104 │ │ │ │ @ instruction: 0x4604fe13 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf0f7af7c │ │ │ │ stccs 14, cr15, [r1], {89} @ 0x59 │ │ │ │ stmdbmi r3, {r2, r3, r5, r6, ip, lr, pc}^ │ │ │ │ - blmi 11a5bb8 <__read_chk@plt+0x11407e4> │ │ │ │ + blmi 11a5b48 <__read_chk@plt+0x1140774> │ │ │ │ stmib sp, {r0, r1, r9, sp}^ │ │ │ │ mrscs r0, (UNDEF: 16) │ │ │ │ andcs r4, r4, fp, ror r4 │ │ │ │ stc2 0, cr15, [r2], {237} @ 0xed │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldmib r0, {r2, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf0af122f │ │ │ │ strb pc, [r4, -r7, asr #19]! @ │ │ │ │ @ instruction: 0xf1154630 │ │ │ │ - @ instruction: 0x4628f91f │ │ │ │ + strtmi pc, [r8], -r7, asr #17 │ │ │ │ mrc2 0, 5, pc, cr14, cr15, {3} │ │ │ │ ldrbtmi r4, [r8], #-2104 @ 0xfffff7c8 │ │ │ │ @ instruction: 0xf852f0ab │ │ │ │ - blmi d8e698 <__read_chk@plt+0xd292c4> │ │ │ │ + blmi d8e628 <__read_chk@plt+0xd29254> │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ smmla r2, r3, r0, r6 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ - bvs 58104c <__read_chk@plt+0x51bc78> │ │ │ │ - blle ee54b0 <__read_chk@plt+0xe800dc> │ │ │ │ + bvs 580fdc <__read_chk@plt+0x51bc08> │ │ │ │ + blle ee5440 <__read_chk@plt+0xe8006c> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf1224621 │ │ │ │ - @ instruction: 0xf8dafb85 │ │ │ │ + @ instruction: 0xf8dafb2d │ │ │ │ stmdavs r9!, {ip, sp} │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ andsle r4, lr, r8, lsl #5 │ │ │ │ - bcs e1a48 <__read_chk@plt+0x7c674> │ │ │ │ - blmi b091fc <__read_chk@plt+0xaa3e28> │ │ │ │ + bcs e19d8 <__read_chk@plt+0x7c604> │ │ │ │ + blmi b0918c <__read_chk@plt+0xaa3db8> │ │ │ │ tstcs r2, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xff14f02e │ │ │ │ @ instruction: 0x4621e733 │ │ │ │ - @ instruction: 0xf9c4f122 │ │ │ │ + @ instruction: 0xf96cf122 │ │ │ │ adcle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ - ldrle r0, [pc, #2011] @ d5243 <__read_chk@plt+0x6fe6f> │ │ │ │ + ldrle r0, [pc, #2011] @ d51d3 <__read_chk@plt+0x6fdff> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmib r3, {r1, r5, r9, sl, lr}^ │ │ │ │ movwcs r0, #4399 @ 0x112f │ │ │ │ movwcs r9, #17152 @ 0x4300 │ │ │ │ ldc2 0, cr15, [r2, #608] @ 0x260 │ │ │ │ ldmdbmi fp, {r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andsvs r4, r9, r9, ror r4 │ │ │ │ sbcsle r2, lr, r0, lsl #20 │ │ │ │ ldrdcc lr, [r0, -r2] │ │ │ │ eormi pc, r1, r3, asr #16 │ │ │ │ adcmi r6, r3, #77824 @ 0x13000 │ │ │ │ svcge 0x0013f6bf │ │ │ │ @ instruction: 0xf8dae7d5 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ - bcs dcda4 <__read_chk@plt+0x779d0> │ │ │ │ + bcs dcd34 <__read_chk@plt+0x77960> │ │ │ │ @ instruction: 0xe7ced1f4 │ │ │ │ ldrbtmi r4, [r9], #-2321 @ 0xfffff6ef │ │ │ │ @ instruction: 0xf78fe791 │ │ │ │ - svclt 0x0000ef86 │ │ │ │ - eorseq sl, r4, r0, ror r0 │ │ │ │ + svclt 0x0000efbe │ │ │ │ + eorseq sl, r4, r0, ror #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r4, r4, asr r0 │ │ │ │ - eorseq sl, r4, ip, lsr #32 │ │ │ │ + eorseq sl, r4, r4, asr #1 │ │ │ │ + mlaseq r4, ip, r0, sl │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - andseq sl, r8, r4, ror #5 │ │ │ │ + @ instruction: 0x0018a1f8 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x0018a2dc │ │ │ │ - @ instruction: 0x001a39b4 │ │ │ │ - mulseq r8, r8, r2 │ │ │ │ - andseq sl, r8, sl, lsl #4 │ │ │ │ - andseq sl, r8, lr, lsr r2 │ │ │ │ + @ instruction: 0x0018a1f0 │ │ │ │ + andseq r3, sl, r8, asr #17 │ │ │ │ + andseq sl, r8, ip, lsr #3 │ │ │ │ + andseq sl, r8, lr, lsl r1 │ │ │ │ + andseq sl, r8, r2, asr r1 │ │ │ │ muleq r0, r5, ip │ │ │ │ - mlaeq sp, r6, lr, r6 │ │ │ │ + mlaeq sp, sl, sp, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r8, ip, asr #17]! │ │ │ │ @ instruction: 0xf1004a95 │ │ │ │ - blmi fe616b28 <__read_chk@plt+0xfe5b1754> │ │ │ │ + blmi fe616ab8 <__read_chk@plt+0xfe5b16e4> │ │ │ │ stceq 6, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0x46079250 │ │ │ │ strbmi r2, [r0], -pc, lsr #2 │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f381c │ │ │ │ @ instruction: 0xf7900300 │ │ │ │ - stmdacs r0, {r2, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ sbcshi pc, lr, r0 │ │ │ │ @ instruction: 0xf1004606 │ │ │ │ stmdavc r0, {r0, r9, fp}^ │ │ │ │ svclt 0x00182800 │ │ │ │ svclt 0x0014282f │ │ │ │ andcs r2, r0, r1 │ │ │ │ adcshi pc, lr, r0 │ │ │ │ strcs r4, [r0, #-1620] @ 0xfffff9ac │ │ │ │ @ instruction: 0xf814e00c │ │ │ │ stclne 15, cr1, [fp], #-4 │ │ │ │ svclt 0x00182900 │ │ │ │ svclt 0x0014292f │ │ │ │ - bleq 150ca0 <__read_chk@plt+0xeb8cc> │ │ │ │ - bleq 110ca4 <__read_chk@plt+0xab8d0> │ │ │ │ + bleq 150c30 <__read_chk@plt+0xeb85c> │ │ │ │ + bleq 110c34 <__read_chk@plt+0xab860> │ │ │ │ @ instruction: 0x461dd01e │ │ │ │ @ instruction: 0xf1004620 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi ip!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0096f78f │ │ │ │ - blmi 1ea756c <__read_chk@plt+0x1e42198> │ │ │ │ + svc 0x00cef78f │ │ │ │ + blmi 1ea74fc <__read_chk@plt+0x1e42128> │ │ │ │ ldrbtmi r4, [sl], #-1537 @ 0xfffff9ff │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmdacc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrtmi r8, [r8], -r9, lsr #1 │ │ │ │ stceq 6, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ @@ -114171,15 +114143,15 @@ │ │ │ │ ldrbtmi r9, [fp], #-1537 @ 0xfffff9ff │ │ │ │ movwls sl, #3591 @ 0xe07 │ │ │ │ movwvs pc, #1103 @ 0x44f @ │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf8cd8008 │ │ │ │ @ instruction: 0xf790a010 │ │ │ │ - blmi 1a0f1cc <__read_chk@plt+0x19a9df8> │ │ │ │ + blmi 1a0f23c <__read_chk@plt+0x19a9e68> │ │ │ │ ldrblt pc, [pc, r6, lsl #17]! @ │ │ │ │ andvc pc, r3, r9, asr r8 @ │ │ │ │ orrslt r6, r3, fp, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdacc r2, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ @@ -114192,103 +114164,103 @@ │ │ │ │ ldc2 0, cr15, [r8], {255} @ 0xff │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0ac4619 │ │ │ │ ldmdavs fp!, {r0, r1, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stmdacs r1, {r0, r1, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x3601d017 │ │ │ │ - bmi 1509044 <__read_chk@plt+0x14a3c70> │ │ │ │ + bmi 1508fd4 <__read_chk@plt+0x14a3c00> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ andcs r6, r0, #26 │ │ │ │ - bmi 146ceac <__read_chk@plt+0x1407ad8> │ │ │ │ + bmi 146ce3c <__read_chk@plt+0x1407a68> │ │ │ │ ldrbtmi r4, [sl], #-2886 @ 0xfffff4ba │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldmdacc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 121) │ │ │ │ @ instruction: 0xf60d2001 │ │ │ │ pop {r2, r5, r8, sl, fp} │ │ │ │ - bmi 12b8c24 <__read_chk@plt+0x1253850> │ │ │ │ + bmi 12b8bb4 <__read_chk@plt+0x12537e0> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ stmdavc r2!, {r1, r3, r4, sp, lr} │ │ │ │ mvnle r2, pc, lsr #20 │ │ │ │ andcs r3, sl, #8388608 @ 0x800000 │ │ │ │ andeq lr, r5, sl, lsl #22 │ │ │ │ @ instruction: 0xf78f2100 │ │ │ │ - ldmdavs fp!, {r1, r2, r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r2, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d3d0db │ │ │ │ cmnlt sl, r0, asr #1 │ │ │ │ adcsmi r6, r2, #335872 @ 0x52000 │ │ │ │ @ instruction: 0xf8d3db5d │ │ │ │ @ instruction: 0x463100bc │ │ │ │ - blx 1511124 <__read_chk@plt+0x14abd50> │ │ │ │ + @ instruction: 0xf9f8f122 │ │ │ │ adcmi r6, r0, #3866624 @ 0x3b0000 │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0x3601d03c │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ andcs r4, r5, #868352 @ 0xd4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 15, cr15, cr10, cr15, {4} │ │ │ │ + svc 0x0032f78f │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r2, lsl #2 │ │ │ │ ldc2l 0, cr15, [ip, #184] @ 0xb8 │ │ │ │ @ instruction: 0xe7ba683b │ │ │ │ andcs r4, r5, #770048 @ 0xbc000 │ │ │ │ @ instruction: 0xf78f4479 │ │ │ │ - bmi c9088c <__read_chk@plt+0xc2b4b8> │ │ │ │ + bmi c908fc <__read_chk@plt+0xc2b528> │ │ │ │ strmi r4, [r1], -r2, lsr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ svcge 0x0057f43f │ │ │ │ - cdp 7, 6, cr15, cr6, cr15, {4} │ │ │ │ + cdp 7, 9, cr15, cr14, cr15, {4} │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ @ instruction: 0xf78f4479 │ │ │ │ - bmi a90864 <__read_chk@plt+0xa2b490> │ │ │ │ + bmi a908d4 <__read_chk@plt+0xa2b500> │ │ │ │ @ instruction: 0x46014b18 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ svcge 0x0043f43f │ │ │ │ - bmi 78ecc0 <__read_chk@plt+0x7298ec> │ │ │ │ + bmi 78ec50 <__read_chk@plt+0x72987c> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ usada8 lr, sl, r0, r6 │ │ │ │ ldrbtmi r4, [r9], #-2333 @ 0xfffff6e3 │ │ │ │ - bcs ecd8c <__read_chk@plt+0x879b8> │ │ │ │ + bcs ecd1c <__read_chk@plt+0x87948> │ │ │ │ ldmibvs r3, {r6, r7, ip, lr, pc} │ │ │ │ adcsle r2, sp, r0, lsl #22 │ │ │ │ adcsmi r6, r1, #331776 @ 0x51000 │ │ │ │ @ instruction: 0xf853dbba │ │ │ │ cdpcs 0, 0, cr6, cr0, cr6, {1} │ │ │ │ ldmib r2, {r1, r2, r4, r5, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8433100 │ │ │ │ - bvs 5acdcc <__read_chk@plt+0x5479f8> │ │ │ │ - ble fefa5818 <__read_chk@plt+0xfef40444> │ │ │ │ + bvs 5acd5c <__read_chk@plt+0x547988> │ │ │ │ + ble fefa57a8 <__read_chk@plt+0xfef403d4> │ │ │ │ ldmdavs fp!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrdcs pc, [r0], #131 @ 0x83 │ │ │ │ adcle r2, r9, r0, lsl #20 │ │ │ │ svclt 0x0000e7f5 │ │ │ │ - eorseq r9, r4, r4, ror sp │ │ │ │ + eorseq r9, r4, r4, ror #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r4, r8, ror #26 │ │ │ │ - andseq sl, r8, sl, lsr r1 │ │ │ │ - ldrshteq r9, [r4], -lr │ │ │ │ - andseq sl, r8, r2, lsr #2 │ │ │ │ + ldrsbteq r9, [r4], -r8 │ │ │ │ + andseq sl, r8, lr, asr #32 │ │ │ │ + eorseq r9, r4, lr, ror #26 │ │ │ │ + andseq sl, r8, r6, lsr r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - eorseq r9, r4, lr, lsr ip │ │ │ │ + eorseq r9, r4, lr, lsr #25 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x00189fda │ │ │ │ - andseq sl, r8, r4 │ │ │ │ - eorseq r9, r4, ip, lsr #23 │ │ │ │ - andseq sl, r8, ip │ │ │ │ - eorseq r9, r4, r4, lsl #23 │ │ │ │ + andseq r9, r8, lr, ror #29 │ │ │ │ + andseq r9, r8, r8, lsl pc │ │ │ │ + eorseq r9, r4, ip, lsl ip │ │ │ │ + andseq r9, r8, r0, lsr #30 │ │ │ │ + ldrshteq r9, [r4], -r4 │ │ │ │ strdeq r6, [r0], -r3 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r3, r5, lsr #22 │ │ │ │ @ instruction: 0x9094f8df │ │ │ │ @@ -114297,25 +114269,25 @@ │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r8, r9, ip, sp, pc} │ │ │ │ ldrdhi pc, [ip], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ strbmi sp, [r4], -ip │ │ │ │ stmdavs r3!, {r0, r2, r6, sl, fp, ip}^ │ │ │ │ stmdbvs r0!, {r0, r1, r3, r5, r8, fp, ip, sp, pc}^ │ │ │ │ tstlt r0, r9, lsr #12 │ │ │ │ - ldmdb ip, {r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bvs a01580 <__read_chk@plt+0x99c1ac> │ │ │ │ + ldmdb r4, {r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bvs a01510 <__read_chk@plt+0x99c13c> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ ldrdmi pc, [r4], -r8 @ │ │ │ │ ldclne 1, cr11, [r5], #-368 @ 0xfffffe90 │ │ │ │ stmdblt fp!, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ strtmi r6, [r9], -r0, ror #18 │ │ │ │ @ instruction: 0xf790b110 │ │ │ │ - cmnlt r0, lr, lsl #18 │ │ │ │ + cmnlt r0, r6, asr #18 │ │ │ │ @ instruction: 0x2c006a64 │ │ │ │ - blmi 5895d4 <__read_chk@plt+0x524200> │ │ │ │ + blmi 589564 <__read_chk@plt+0x524190> │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf0ed9600 │ │ │ │ andcs pc, r1, r3, asr #20 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ stmibvs r2!, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ rscsle r2, r0, r0, lsl #20 │ │ │ │ @@ -114324,60 +114296,60 @@ │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ strdlt r2, [r3], -r4 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ - eorseq r8, sl, sl, asr ip │ │ │ │ - eorseq r9, r4, ip, asr #21 │ │ │ │ - andseq r9, r8, sl, lsl #30 │ │ │ │ + eorseq r8, sl, sl, asr #25 │ │ │ │ + eorseq r9, r4, ip, lsr fp │ │ │ │ + andseq r9, r8, lr, lsl lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff713194 <__read_chk@plt+0xff6addc0> │ │ │ │ + bleq ff713124 <__read_chk@plt+0xff6add50> │ │ │ │ @ instruction: 0xf5ad4a8b │ │ │ │ - blmi fe3b0474 <__read_chk@plt+0xfe34b0a0> │ │ │ │ + blmi fe3b0404 <__read_chk@plt+0xfe34b030> │ │ │ │ svcmi 0x008b447a │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f340c │ │ │ │ stmdbvc r3, {r8, r9}^ │ │ │ │ rsbsle r2, r4, r0, lsl #22 │ │ │ │ - blcs ca6888 <__read_chk@plt+0xc414b4> │ │ │ │ + blcs ca6818 <__read_chk@plt+0xc41444> │ │ │ │ rschi pc, r6, r0 │ │ │ │ vstrge d4, [r3, #-528] @ 0xfffffdf0 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r0, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwls r8, #4269 @ 0x10ad │ │ │ │ - blmi 1fdd6b8 <__read_chk@plt+0x1f782e4> │ │ │ │ + blmi 1fdd648 <__read_chk@plt+0x1f78274> │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ - stmda r8, {r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r0, {r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ mvnscc pc, #8716288 @ 0x850000 │ │ │ │ - svc 0x00f6f78f │ │ │ │ + stmda lr!, {r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbsvc pc, pc, #192, 10 @ 0x30000000 │ │ │ │ tstpeq r5, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andcc r4, r3, #40, 8 @ 0x28000000 │ │ │ │ - stmia r6!, {r4, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb lr, {r4, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r7, [r4], -r3, lsl #16 │ │ │ │ and fp, fp, fp, lsl r9 │ │ │ │ svccc 0x0001f814 │ │ │ │ strtmi fp, [r0], -r3, asr #2 │ │ │ │ mcr2 0, 3, pc, cr6, cr15, {7} @ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - blcs f2f88 <__read_chk@plt+0x8dbb4> │ │ │ │ + blcs f2f18 <__read_chk@plt+0x8db44> │ │ │ │ sbchi pc, r1, r0, asr #32 │ │ │ │ ldmdavs r3!, {sl, sp} │ │ │ │ @ instruction: 0xf503b193 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ cmnlt fp, r0, lsl #5 │ │ │ │ tstcs r0, r8, lsl r8 │ │ │ │ @ instruction: 0xf7d93802 │ │ │ │ @@ -114387,26 +114359,26 @@ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf0ff4628 │ │ │ │ movwcs pc, #2829 @ 0xb0d @ │ │ │ │ @ instruction: 0x4621461a │ │ │ │ mcrr2 0, 10, pc, r8, cr12 @ │ │ │ │ stmdacs r0, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ - bmi 174bcc0 <__read_chk@plt+0x16e68ec> │ │ │ │ + bmi 174bc50 <__read_chk@plt+0x16e687c> │ │ │ │ @ instruction: 0x200158b9 │ │ │ │ andsvs r2, r9, r0, lsl #4 │ │ │ │ - bmi 16ad1b8 <__read_chk@plt+0x1647de4> │ │ │ │ + bmi 16ad148 <__read_chk@plt+0x1647d74> │ │ │ │ ldrbtmi r4, [sl], #-2897 @ 0xfffff4af │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strcc pc, [ip], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8094 │ │ │ │ pop {r1, r7, r8, sl, fp, sp, lr} │ │ │ │ - bmi 13f5730 <__read_chk@plt+0x139035c> │ │ │ │ + bmi 13f56c0 <__read_chk@plt+0x13902ec> │ │ │ │ eorvc sl, fp, r3, lsl #26 │ │ │ │ ldmdavs r2!, {r1, r2, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ stmdblt r4!, {r2, r4, r6, r7, fp, sp, lr}^ │ │ │ │ andcs r4, r3, #76, 22 @ 0x13000 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ @ instruction: 0xf02e447b │ │ │ │ andcs pc, r0, r9, ror ip @ │ │ │ │ @@ -114426,201 +114398,201 @@ │ │ │ │ ldc2 0, cr15, [r6], #616 @ 0x268 │ │ │ │ strbmi r6, [r0], -r3, lsr #16 │ │ │ │ @ instruction: 0xf0996959 │ │ │ │ cmpplt r0, r1, lsr fp @ p-variant is OBSOLETE │ │ │ │ msreq CPSR_f, r0, lsl #2 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7904628 │ │ │ │ - @ instruction: 0xf885e868 │ │ │ │ + @ instruction: 0xf885e8a0 │ │ │ │ @ instruction: 0x462083ff │ │ │ │ @ instruction: 0xf982f09c │ │ │ │ stmdavc r9!, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2116f893 │ │ │ │ andseq pc, r0, #34 @ 0x22 │ │ │ │ tstpcs r6, r3, lsl #17 @ p-variant is OBSOLETE │ │ │ │ orrle r2, r4, r0, lsl #18 │ │ │ │ - bmi c0eef4 <__read_chk@plt+0xba9b20> │ │ │ │ + bmi c0ee84 <__read_chk@plt+0xba9ab0> │ │ │ │ @ instruction: 0xe79e58b9 │ │ │ │ vst2.8 {d20,d22}, [pc :128], fp │ │ │ │ strtmi r6, [r8], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7904479 │ │ │ │ - ldrb lr, [r5, -ip, asr #16] │ │ │ │ + ldrb lr, [r5, -r4, lsl #17] │ │ │ │ movwls r2, #770 @ 0x302 │ │ │ │ strtmi r2, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0x461a4618 │ │ │ │ stc2 0, cr15, [r4], {154} @ 0x9a │ │ │ │ andcs r6, r0, r3, lsr #16 │ │ │ │ @ instruction: 0xf0996959 │ │ │ │ strdlt pc, [r8, #-175] @ 0xffffff51 │ │ │ │ msreq CPSR_f, r0, lsl #2 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7904628 │ │ │ │ - movwcs lr, #2102 @ 0x836 │ │ │ │ + movwcs lr, #2158 @ 0x86e │ │ │ │ mvnscc pc, #8716288 @ 0x850000 │ │ │ │ @ instruction: 0xf09c4620 │ │ │ │ stmdavc fp!, {r0, r1, r2, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe791af56 │ │ │ │ - blcs cb3668 <__read_chk@plt+0xc4e294> │ │ │ │ + blcs cb35f8 <__read_chk@plt+0xc4e224> │ │ │ │ svcge 0x0016f47f │ │ │ │ - blmi 4278bc <__read_chk@plt+0x3c24e8> │ │ │ │ + blmi 42784c <__read_chk@plt+0x3c2478> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd10b │ │ │ │ pop {r1, r7, r8, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf7ff41f0 │ │ │ │ stmdbmi pc, {r0, r3, r4, r5, r8, sl, fp, ip, sp, pc} @ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xff56f0bb │ │ │ │ @ instruction: 0xf78fe75f │ │ │ │ - svclt 0x0000ec96 │ │ │ │ - eorseq r9, r4, r8, lsl sl │ │ │ │ + svclt 0x0000ecce │ │ │ │ + eorseq r9, r4, r8, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r4, r4, lsl sl │ │ │ │ + eorseq r9, r4, r4, lsl #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, r8, r6, ror lr │ │ │ │ + andseq r9, r8, sl, lsl #27 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - eorseq r9, r4, r2, lsr r9 │ │ │ │ - @ instruction: 0x00189db8 │ │ │ │ + eorseq r9, r4, r2, lsr #19 │ │ │ │ + andseq r9, r8, ip, asr #25 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - andseq pc, r7, r0, lsl #3 │ │ │ │ - eorseq r9, r4, r0, lsr #16 │ │ │ │ - andseq r9, r8, lr, lsr #24 │ │ │ │ + mulseq r7, r4, r0 │ │ │ │ + mlaseq r4, r0, r8, r9 │ │ │ │ + andseq r9, r8, r2, asr #22 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff713404 <__read_chk@plt+0xff6ae030> │ │ │ │ - bmi ba692c <__read_chk@plt+0xb41558> │ │ │ │ - blmi ba6954 <__read_chk@plt+0xb41580> │ │ │ │ + bleq ff713394 <__read_chk@plt+0xff6adfc0> │ │ │ │ + bmi ba68bc <__read_chk@plt+0xb414e8> │ │ │ │ + blmi ba68e4 <__read_chk@plt+0xb41510> │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0xf5ada0ac │ │ │ │ strmi r6, [r1], r1, lsl #27 │ │ │ │ @ instruction: 0x460f2018 │ │ │ │ ldrbtmi r5, [sl], #2259 @ 0x8d3 │ │ │ │ @ instruction: 0x809cf8df │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3404 │ │ │ │ @ instruction: 0xf1140300 │ │ │ │ - @ instruction: 0x4604ff13 │ │ │ │ + @ instruction: 0x4604febb │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ vst4.8 {d18-d21}, [pc], r0 │ │ │ │ stmdbge r1, {r7, r9, sp, lr} │ │ │ │ strdvs r4, [r0], -r8 @ │ │ │ │ rscvs r6, r0, r0, lsr #1 │ │ │ │ cmnvs r0, r0, lsr #2 │ │ │ │ @ instruction: 0xf8da6060 │ │ │ │ stmib r4, {lr}^ │ │ │ │ stmib r4, {r2, r8, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf7c15602 │ │ │ │ @ instruction: 0xb170fc9b │ │ │ │ - blmi 627994 <__read_chk@plt+0x5c25c0> │ │ │ │ + blmi 627924 <__read_chk@plt+0x5c2550> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd11b │ │ │ │ pop {r0, r7, r8, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf8da87f0 │ │ │ │ vst4.8 {d20-d23}, [pc], r0 │ │ │ │ @ instruction: 0xf1145080 │ │ │ │ - blmi 4d4cf8 <__read_chk@plt+0x46f924> │ │ │ │ + blmi 4d4b28 <__read_chk@plt+0x46f754> │ │ │ │ @ instruction: 0xf8586020 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bcc fef134bc <__read_chk@plt+0xfeeae0e8> │ │ │ │ + bcc fef1344c <__read_chk@plt+0xfeeae078> │ │ │ │ sbcsle r2, sp, r0, lsl #22 │ │ │ │ @ instruction: 0x46281e71 │ │ │ │ - ldc2l 1, cr15, [r2], #72 @ 0x48 │ │ │ │ + ldc2 1, cr15, [sl], {18} │ │ │ │ @ instruction: 0xf78fe7d8 │ │ │ │ - svclt 0x0000ec1e │ │ │ │ - eorseq r9, r4, r8, lsr #15 │ │ │ │ + svclt 0x0000ec56 │ │ │ │ + eorseq r9, r4, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, sl, r2, lsr #18 │ │ │ │ - eorseq r9, r4, r4, ror r7 │ │ │ │ - eorseq r9, r4, r0, asr r7 │ │ │ │ + mlaseq sl, r2, r9, r8 │ │ │ │ + eorseq r9, r4, r4, ror #15 │ │ │ │ + eorseq r9, r4, r0, asr #15 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec2c3a4 <__read_chk@plt+0xfebc6fd0> │ │ │ │ + bl fec2c334 <__read_chk@plt+0xfebc6f60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, r9, ip, sp, pc} │ │ │ │ ldmdavs sl, {r1, r3, r4, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldmib r3, {r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ addsmi r0, r0, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0x4c13da0c │ │ │ │ mcrrne 4, 7, r4, r2, cr12 │ │ │ │ @ instruction: 0xf112609a │ │ │ │ - stmdavs r3!, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq lr, r2, #3457024 @ 0x34c000 │ │ │ │ - blle ffe65c18 <__read_chk@plt+0xffe00844> │ │ │ │ + blle ffe65ba8 <__read_chk@plt+0xffe007d4> │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ @ instruction: 0xf1144618 │ │ │ │ - stmdami ip, {r0, r1, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdami ip, {r0, r1, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0xf1144478 │ │ │ │ - ldmib r3, {r0, r2, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ + ldmib r3, {r0, r2, r3, r6, r7, sl, fp, ip, sp, pc}^ │ │ │ │ addsmi r0, r0, #536870912 @ 0x20000000 │ │ │ │ ldrb sp, [r4, r5, ror #23]! │ │ │ │ andcs fp, sl, r0, lsl sp │ │ │ │ @ instruction: 0xf9f6f7ff │ │ │ │ ldmib r3, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ addsmi r0, r0, #536870912 @ 0x20000000 │ │ │ │ ubfx sp, fp, #23, #6 │ │ │ │ - eorseq r8, sl, r4, ror #16 │ │ │ │ - eorseq r8, sl, ip, asr #16 │ │ │ │ - eorseq r8, sl, r8, lsr #16 │ │ │ │ + ldrsbteq r8, [sl], -r4 │ │ │ │ + ldrhteq r8, [sl], -ip │ │ │ │ + mlaseq sl, r8, r8, r8 │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ stmdavs r3, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf114b10b │ │ │ │ - ldrbmi fp, [r0, -r9, lsl #26]! │ │ │ │ - ldrshteq r8, [sl], -r6 │ │ │ │ + @ instruction: 0x4770bcb1 │ │ │ │ + eorseq r8, sl, r6, ror #16 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2c434 <__read_chk@plt+0xfebc7060> │ │ │ │ + bl fec2c3c4 <__read_chk@plt+0xfebc6ff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 12991dc <__read_chk@plt+0x1233e08> │ │ │ │ - blmi 12c1448 <__read_chk@plt+0x125c074> │ │ │ │ + bmi 129916c <__read_chk@plt+0x1233d98> │ │ │ │ + blmi 12c13d8 <__read_chk@plt+0x125c004> │ │ │ │ ldrbtmi r2, [sl], #-1536 @ 0xfffffa00 │ │ │ │ strls r4, [r0], -r6, asr #26 │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ cmplt r0, #0, 6 │ │ │ │ - blcs 137268 <__read_chk@plt+0xd1e94> │ │ │ │ - blcs 1892d0 <__read_chk@plt+0x123efc> │ │ │ │ + blcs 1371f8 <__read_chk@plt+0xd1e24> │ │ │ │ + blcs 189260 <__read_chk@plt+0x123e8c> │ │ │ │ stmdblt r3!, {r0, r1, r2, r3, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xb3206860 │ │ │ │ ldrbtmi r4, [r9], #-2366 @ 0xfffff6c2 │ │ │ │ @ instruction: 0xff38f108 │ │ │ │ - blls 101a54 <__read_chk@plt+0x9c680> │ │ │ │ + blls 1019e4 <__read_chk@plt+0x9c610> │ │ │ │ tstlt r3, r0, lsl #12 │ │ │ │ @ instruction: 0xf1144668 │ │ │ │ - bmi f945f4 <__read_chk@plt+0xf2f220> │ │ │ │ + bmi f94424 <__read_chk@plt+0xf2f050> │ │ │ │ ldrbtmi r4, [sl], #-2870 @ 0xfffff4ca │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi sp, [r0], -r0, ror #2 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ orrlt r6, r5, #201728 @ 0x31400 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ stcvs 15, cr15, [sp, #-788]! @ 0xfffffcec │ │ │ │ stccs 4, cr4, [r0, #-24] @ 0xffffffe8 │ │ │ │ - blls 109a8c <__read_chk@plt+0xa46b8> │ │ │ │ + blls 109a1c <__read_chk@plt+0xa4648> │ │ │ │ strmi lr, [r6], -r3, ror #15 │ │ │ │ stmdbvs r0!, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ pushmi {r7, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf1084479 │ │ │ │ - bllt 1714f04 <__read_chk@plt+0x16afb30> │ │ │ │ + bllt 1714e94 <__read_chk@plt+0x16afac0> │ │ │ │ ldc2 0, cr15, [r6, #376]! @ 0x178 │ │ │ │ - blmi b819a8 <__read_chk@plt+0xb1c5d4> │ │ │ │ + blmi b81938 <__read_chk@plt+0xb1c564> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbcc pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ svcne 0x002cf8d3 │ │ │ │ @ instruction: 0xf8d3b379 │ │ │ │ cmnlt r3, #88, 30 @ 0x160 │ │ │ │ @@ -114631,41 +114603,41 @@ │ │ │ │ stclvs 0, cr1, [r6], #-512 @ 0xfffffe00 │ │ │ │ strmi r9, [r6], #-2816 @ 0xfffff500 │ │ │ │ @ instruction: 0x462ee7bb │ │ │ │ stmdavs r0, {r0, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldmdbmi fp, {r4, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf1084479 │ │ │ │ cmnplt r8, r9, ror #29 @ p-variant is OBSOLETE │ │ │ │ - blcs f73a0 <__read_chk@plt+0x91fcc> │ │ │ │ + blcs f7330 <__read_chk@plt+0x91f5c> │ │ │ │ strb sp, [r8, r6, lsr #1] │ │ │ │ @ instruction: 0x26004917 │ │ │ │ ldrbtmi r6, [r9], #-2208 @ 0xfffff760 │ │ │ │ - blx 169162a <__read_chk@plt+0x162c256> │ │ │ │ + blx 16915ba <__read_chk@plt+0x162c1e6> │ │ │ │ stmdacs r0, {ip, pc} │ │ │ │ strb sp, [r9, r6, lsr #3] │ │ │ │ str r4, [r6, r6, lsl #12]! │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xff7af7ff │ │ │ │ strmi r9, [r6], -r0, lsl #22 │ │ │ │ @ instruction: 0xf892e79b │ │ │ │ ldrbeq r3, [r9, r5, lsr #2] │ │ │ │ ldreq sp, [sl, lr, asr #9] │ │ │ │ vmls.i , , d0[3] │ │ │ │ stmdacs r0, {r7} │ │ │ │ @ instruction: 0xe7c7d0d1 │ │ │ │ - bl d93194 <__read_chk@plt+0xd2ddc0> │ │ │ │ - eorseq r9, r4, r2, asr #12 │ │ │ │ + bl 1b93124 <__read_chk@plt+0x1b2dd50> │ │ │ │ + ldrhteq r9, [r4], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r4, sl, lsr r6 │ │ │ │ - eoreq sp, r0, sl, asr #21 │ │ │ │ - eorseq r9, r4, r2, lsl #12 │ │ │ │ - mulseq r8, ip, sl │ │ │ │ + eorseq r9, r4, sl, lsr #13 │ │ │ │ + ldrdeq sp, [r0], -lr @ │ │ │ │ + eorseq r9, r4, r2, ror r6 │ │ │ │ + @ instruction: 0x001899b0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001874fc │ │ │ │ - eoreq lr, ip, sl, lsl #26 │ │ │ │ + andseq r7, r8, r0, lsl r4 │ │ │ │ + eoreq lr, ip, lr, lsl #24 │ │ │ │ stmibvs r3, {r5, r8, r9, ip, sp, pc}^ │ │ │ │ ldmdbmi r5, {r0, r1, r3, r4, r8, r9, ip, sp, pc} │ │ │ │ ldrbtmi r6, [r9], #-2074 @ 0xfffff7e6 │ │ │ │ stmdbvs r1, {r3, r7, fp, sp, lr}^ │ │ │ │ addsmi r6, r1, #0, 20 │ │ │ │ @ instruction: 0x0c00eb01 │ │ │ │ andcs sp, r0, fp, lsl ip │ │ │ │ @@ -114681,15 +114653,15 @@ │ │ │ │ addsmi r6, r1, #1703936 @ 0x1a0000 │ │ │ │ ldmvs fp, {r1, r3, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ @ instruction: 0xf04f4770 │ │ │ │ udf #4879 @ 0x130f │ │ │ │ ldrb r2, [r7, r1]! │ │ │ │ - eorseq r8, sl, sl, lsl #13 │ │ │ │ + ldrshteq r8, [sl], -sl │ │ │ │ @ instruction: 0x46024b56 │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmvs r8, {r0, r1, r3, fp, sp, lr}^ │ │ │ │ stmibvs r3, {r3, r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldrlt fp, [r0], #-491 @ 0xfffffe15 │ │ │ │ ldmdavs r9, {r2, r3, r9, fp, sp, lr} │ │ │ │ @ instruction: 0x0c04eb02 │ │ │ │ @@ -114705,110 +114677,110 @@ │ │ │ │ ldmvs fp, {r3, r4, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ ldmdavs r9, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ ldclle 2, cr4, [sl], #552 @ 0x228 │ │ │ │ ldrbmi lr, [r0, -r9, ror #15]! │ │ │ │ suble r3, r6, r1, lsl #8 │ │ │ │ tstlt r8, #64, 20 @ 0x40000 │ │ │ │ stmdblt fp!, {r0, r1, r6, fp, sp, lr} │ │ │ │ - blcs ef748 <__read_chk@plt+0x8a374> │ │ │ │ + blcs ef6d8 <__read_chk@plt+0x8a304> │ │ │ │ ldmdavc fp, {r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r5, r0, lsl #22 │ │ │ │ biclt r6, fp, r3, asr #19 │ │ │ │ addmi r6, sl, #1638400 @ 0x190000 │ │ │ │ ldmvs fp, {r0, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ rsble r2, r1, r0, lsl #22 │ │ │ │ addmi r6, sl, #1638400 @ 0x190000 │ │ │ │ @ instruction: 0xf04fbfd8 │ │ │ │ ldcle 4, cr3, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - blcs ef6d0 <__read_chk@plt+0x8a2fc> │ │ │ │ + blcs ef660 <__read_chk@plt+0x8a28c> │ │ │ │ @ instruction: 0xf04fd058 │ │ │ │ ldmdavs r9, {r0, r1, r2, r3, r4, r5, r6, r7, sl, ip, sp} │ │ │ │ stcle 2, cr4, [r9, #-552] @ 0xfffffdd8 │ │ │ │ - blcs ef6e0 <__read_chk@plt+0x8a30c> │ │ │ │ + blcs ef670 <__read_chk@plt+0x8a29c> │ │ │ │ strcc sp, [r1], #-505 @ 0xfffffe07 │ │ │ │ ldrdcs sp, [r0], -sl │ │ │ │ - blmi 2135f4 <__read_chk@plt+0x1ae220> │ │ │ │ + blmi 213584 <__read_chk@plt+0x1ae1b0> │ │ │ │ strcs r4, [r0], #-1904 @ 0xfffff890 │ │ │ │ ldclle 5, cr4, [r9], #560 @ 0x230 │ │ │ │ ldmvs fp, {r2, r6, r8, fp, ip, sp, pc} │ │ │ │ sbcle r2, pc, r0, lsl #22 │ │ │ │ strcs r6, [r1], #-2073 @ 0xfffff7e7 │ │ │ │ stclle 2, cr4, [fp], #552 @ 0x228 │ │ │ │ - stclle 5, cr4, [pc], #560 @ d56cc <__read_chk@plt+0x702f8> │ │ │ │ - blcs ef70c <__read_chk@plt+0x8a338> │ │ │ │ + stclle 5, cr4, [pc], #560 @ d565c <__read_chk@plt+0x70288> │ │ │ │ + blcs ef69c <__read_chk@plt+0x8a2c8> │ │ │ │ ldmdavs r9, {r0, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ stclle 2, cr4, [r3], #552 @ 0x228 │ │ │ │ ldmvs fp, {r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ - ldrbtcc pc, [pc], #79 @ d54b4 <__read_chk@plt+0x700e0> @ │ │ │ │ + ldrbtcc pc, [pc], #79 @ d5444 <__read_chk@plt+0x70070> @ │ │ │ │ ldcle 2, cr4, [r2], #552 @ 0x228 │ │ │ │ stccs 7, cr14, [r1], {161} @ 0xa1 │ │ │ │ - bvs 109834 <__read_chk@plt+0xa4460> │ │ │ │ + bvs 1097c4 <__read_chk@plt+0xa43f0> │ │ │ │ sbcsle r2, fp, r0, lsl #16 │ │ │ │ stmdblt fp!, {r0, r1, r6, fp, sp, lr} │ │ │ │ - blcs ef7d8 <__read_chk@plt+0x8a404> │ │ │ │ + blcs ef768 <__read_chk@plt+0x8a394> │ │ │ │ ldmdavc fp, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r4, r0, lsl #22 │ │ │ │ - blcs efbe4 <__read_chk@plt+0x8a810> │ │ │ │ + blcs efb74 <__read_chk@plt+0x8a7a0> │ │ │ │ ldmdavs r9, {r4, r6, r7, ip, lr, pc} │ │ │ │ stcle 2, cr4, [r8, #-552]! @ 0xfffffdd8 │ │ │ │ - blcs ef750 <__read_chk@plt+0x8a37c> │ │ │ │ + blcs ef6e0 <__read_chk@plt+0x8a30c> │ │ │ │ ldmdavs r9, {r0, r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ - ldrbtcc pc, [pc], #79 @ d54ec <__read_chk@plt+0x70118> @ │ │ │ │ + ldrbtcc pc, [pc], #79 @ d547c <__read_chk@plt+0x700a8> @ │ │ │ │ stcle 2, cr4, [r5, #-552] @ 0xfffffdd8 │ │ │ │ - blcs ef760 <__read_chk@plt+0x8a38c> │ │ │ │ + blcs ef6f0 <__read_chk@plt+0x8a31c> │ │ │ │ ldmdavs r9, {r0, r5, r6, r7, ip, lr, pc} │ │ │ │ ldclle 2, cr4, [r9], #552 @ 0x228 │ │ │ │ ldcle 5, cr4, [sp], #560 @ 0x230 │ │ │ │ ldmvs fp, {r2, r7, r8, fp, ip, sp, pc} │ │ │ │ ldmdavs r9, {r0, r1, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00d8428a │ │ │ │ stcle 4, cr2, [r7, #-4] │ │ │ │ strcs r6, [r1], #-2203 @ 0xfffff765 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf85d4618 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ stcle 5, cr4, [fp], #560 @ 0x230 │ │ │ │ - blcs ef794 <__read_chk@plt+0x8a3c0> │ │ │ │ + blcs ef724 <__read_chk@plt+0x8a350> │ │ │ │ ldmdavs r9, {r0, r1, r2, r6, r7, ip, lr, pc} │ │ │ │ ldclle 2, cr4, [pc], {138} @ 0x8a │ │ │ │ strcs lr, [r0], #-2038 @ 0xfffff80a │ │ │ │ svclt 0x0000e7e2 │ │ │ │ - eorseq r8, sl, r0, lsr r6 │ │ │ │ + eorseq r8, sl, r0, lsr #13 │ │ │ │ ldrbtmi r4, [fp], #-2845 @ 0xfffff4e3 │ │ │ │ ldmdbvs sl, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ andsgt pc, r0, r2, lsr r9 @ │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ ldrblt r2, [r0, #768]! @ 0x300 │ │ │ │ eormi pc, r0, r2, asr r8 @ │ │ │ │ movwcc lr, #4098 @ 0x1002 │ │ │ │ - ble 966aec <__read_chk@plt+0x901718> │ │ │ │ + ble 966a7c <__read_chk@plt+0x9016a8> │ │ │ │ ldrmi r5, [sl], -r0, ror #25 │ │ │ │ ldrshle r2, [r8, #143]! @ 0x8f │ │ │ │ @ instruction: 0xf8141c58 │ │ │ │ @ instruction: 0xf1bee000 │ │ │ │ svclt 0x00180f5a │ │ │ │ mvnsle r4, r3, lsl #12 │ │ │ │ stclpl 3, cr3, [r6], #8 │ │ │ │ stcne 1, cr11, [r5], #696 @ 0x2b8 │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x461a4415 │ │ │ │ ldrtmi r4, [r5], #-1058 @ 0xfffffbde │ │ │ │ @ instruction: 0xf812270a │ │ │ │ ldmdacc r0!, {r0, r8, r9, sl, fp} │ │ │ │ - blx 2a5fee <__read_chk@plt+0x240c1a> │ │ │ │ + blx 2a5f7e <__read_chk@plt+0x240baa> │ │ │ │ mvnsle r0, lr, lsl #28 │ │ │ │ ldrbmi r4, [r1, #-1075]! @ 0xfffffbcd │ │ │ │ ldrdcs sp, [r1], -fp │ │ │ │ strdcs fp, [r0], -r0 │ │ │ │ @ instruction: 0x46b6bdf0 │ │ │ │ strdcs lr, [r0], -r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrsbteq r8, [sl], -r2 │ │ │ │ + eorseq r8, sl, r2, asr #10 │ │ │ │ stmibvs r3, {r3, r4, r8, r9, ip, sp, pc}^ │ │ │ │ ldrlt fp, [r0], #-507 @ 0xfffffe05 │ │ │ │ addmi r6, ip, #28, 16 @ 0x1c0000 │ │ │ │ andcs sp, r0, lr, lsl fp │ │ │ │ ldcle 2, cr4, [lr], {162} @ 0xa2 │ │ │ │ ldmvs fp, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ @@ -114817,92 +114789,92 @@ │ │ │ │ ldmvs fp, {r0, r2, r4, sl, fp, ip, lr, pc} │ │ │ │ ldmdavs ip, {r0, r1, r4, r6, r8, ip, sp, pc} │ │ │ │ ldclle 2, cr4, [r8, #644]! @ 0x284 │ │ │ │ @ instruction: 0xb12b689b │ │ │ │ adcmi r6, r1, #28, 16 @ 0x1c0000 │ │ │ │ ldmvs fp, {r1, r3, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blmi 213770 <__read_chk@plt+0x1ae39c> │ │ │ │ + blmi 213700 <__read_chk@plt+0x1ae32c> │ │ │ │ @ instruction: 0x46184770 │ │ │ │ @ instruction: 0x47704770 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andcs lr, r0, lr, ror #15 │ │ │ │ - blmi 213784 <__read_chk@plt+0x1ae3b0> │ │ │ │ + blmi 213714 <__read_chk@plt+0x1ae340> │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ svclt 0x0000e7f0 │ │ │ │ stmdavs r3, {r3, r6, r8, ip, sp, pc}^ │ │ │ │ stmiavs r0, {r0, r1, r4, r5, r8, fp, ip, sp, pc}^ │ │ │ │ stmdavc r0, {r3, r5, r8, ip, sp, pc} │ │ │ │ svclt 0x00183800 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ - bvs 101a94 <__read_chk@plt+0x9c6c0> │ │ │ │ + bvs 101a24 <__read_chk@plt+0x9c650> │ │ │ │ stmdavs r3, {r3, r8, ip, sp, pc}^ │ │ │ │ ldrbmi fp, [r0, -r3, lsl #2]! │ │ │ │ - blcs ef94c <__read_chk@plt+0x8a578> │ │ │ │ + blcs ef8dc <__read_chk@plt+0x8a508> │ │ │ │ ldmdavc fp, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r4, r0, lsl #22 │ │ │ │ svclt 0x00004770 │ │ │ │ - bvs 1101ab0 <__read_chk@plt+0x109c6dc> │ │ │ │ + bvs 1101a40 <__read_chk@plt+0x109c66c> │ │ │ │ stmdavs r3, {r3, r8, ip, sp, pc}^ │ │ │ │ ldrbmi fp, [r0, -r3, lsl #2]! │ │ │ │ - blcs ef968 <__read_chk@plt+0x8a594> │ │ │ │ + blcs ef8f8 <__read_chk@plt+0x8a524> │ │ │ │ ldmdavc fp, {r0, r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r4, r0, lsl #22 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec2c870 <__read_chk@plt+0xfebc749c> │ │ │ │ + bl fec2c800 <__read_chk@plt+0xfebc742c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ mcr2 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ svclt 0x00082801 │ │ │ │ andsle r2, r5, r0, lsl #8 │ │ │ │ ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ @ instruction: 0xb18c689d │ │ │ │ cmnlt ip, r4, lsr #20 │ │ │ │ cmnlt fp, r3, ror #16 │ │ │ │ cmplt fp, r3, ror #19 │ │ │ │ - bvs aefc40 <__read_chk@plt+0xa8a86c> │ │ │ │ + bvs aefbd0 <__read_chk@plt+0xa8a7fc> │ │ │ │ and r4, r2, r8, lsl #8 │ │ │ │ - blcs ef910 <__read_chk@plt+0x8a53c> │ │ │ │ + blcs ef8a0 <__read_chk@plt+0x8a4cc> │ │ │ │ ldmdavs sl, {r1, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ ldclle 2, cr4, [r9], #580 @ 0x244 │ │ │ │ ldclle 2, cr4, [r7, #576]! @ 0x240 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ - blcs efa44 <__read_chk@plt+0x8a670> │ │ │ │ + blcs ef9d4 <__read_chk@plt+0x8a600> │ │ │ │ ldmdavc fp, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ rscle r2, r5, r0, lsl #22 │ │ │ │ svclt 0x0000e7e8 │ │ │ │ - eorseq r8, sl, sl, lsl #7 │ │ │ │ + ldrshteq r8, [sl], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec2c8d0 <__read_chk@plt+0xfebc74fc> │ │ │ │ + bl fec2c860 <__read_chk@plt+0xfebc748c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ mrc2 7, 2, pc, cr0, cr15, {7} │ │ │ │ svclt 0x00083001 │ │ │ │ andsle r2, r5, r0, lsl #8 │ │ │ │ ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ @ instruction: 0xb18c689d │ │ │ │ cmnlt ip, r4, ror #20 │ │ │ │ cmnlt fp, r3, ror #16 │ │ │ │ cmplt fp, r3, ror #19 │ │ │ │ - bvs aefca0 <__read_chk@plt+0xa8a8cc> │ │ │ │ + bvs aefc30 <__read_chk@plt+0xa8a85c> │ │ │ │ and r4, r2, r8, lsl #8 │ │ │ │ - blcs ef970 <__read_chk@plt+0x8a59c> │ │ │ │ + blcs ef900 <__read_chk@plt+0x8a52c> │ │ │ │ ldmdavs sl, {r1, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ ldclle 2, cr4, [r9], #580 @ 0x244 │ │ │ │ ldclle 2, cr4, [r7, #576]! @ 0x240 │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ - blcs efaa4 <__read_chk@plt+0x8a6d0> │ │ │ │ + blcs efa34 <__read_chk@plt+0x8a660> │ │ │ │ ldmdavc fp, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ rscle r2, r5, r0, lsl #22 │ │ │ │ svclt 0x0000e7e8 │ │ │ │ - eorseq r8, sl, sl, lsr #6 │ │ │ │ + mlaseq sl, sl, r3, r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2c930 <__read_chk@plt+0xfebc755c> │ │ │ │ + bl fec2c8c0 <__read_chk@plt+0xfebc74ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ stmibvs r3, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ ldmvs lr, {r0, r2, r3, r9, sl, lr} │ │ │ │ strcs fp, [r0], -lr, asr #2 │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ stmibvs r2, {r0, r1, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ @@ -114947,75 +114919,75 @@ │ │ │ │ strcs r2, [r5, -r5, lsr #10]! │ │ │ │ strbeq r3, [r3, -r1, lsl #8]! │ │ │ │ @ instruction: 0x4643d1fc │ │ │ │ ldclle 2, cr4, [r1], {157} @ 0x9d │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ udf #59408 @ 0xe810 │ │ │ │ @ instruction: 0xf932693a │ │ │ │ - bne ff31985c <__read_chk@plt+0xff2b4488> │ │ │ │ + bne ff3197ec <__read_chk@plt+0xff2b4418> │ │ │ │ cdp2 0, 7, cr15, cr4, cr0, {6} │ │ │ │ strmi r4, [r4], #-1603 @ 0xfffff9bd │ │ │ │ movwcc lr, #10224 @ 0x27f0 │ │ │ │ movwcc lr, #55278 @ 0xd7ee │ │ │ │ movwcc lr, #10220 @ 0x27ec │ │ │ │ ldrdlt r5, [r9, #-193] @ 0xffffff3f │ │ │ │ mcrne 4, 3, r4, cr8, cr9, {0} │ │ │ │ addsmi lr, r9, #1 │ │ │ │ ldrmi sp, [sl], -r4 │ │ │ │ addsmi r3, r0, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x4613dcf9 │ │ │ │ ldrb r3, [sp, r1, lsl #6] │ │ │ │ svclt 0x0000e7fe │ │ │ │ - mlaseq sl, sl, r2, r8 │ │ │ │ + eorseq r8, sl, sl, lsl #6 │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, fp, lr} │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs sl, {r0, r3, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ ldrlt r2, [r0], #-768 @ 0xfffffd00 │ │ │ │ eormi pc, r0, r2, asr r8 @ │ │ │ │ stclpl 12, cr1, [r2], #352 @ 0x160 │ │ │ │ andsle r2, r3, r9, lsl #20 │ │ │ │ svclt 0x00182aff │ │ │ │ mvnscc pc, r1, lsl #2 │ │ │ │ stcpl 1, cr13, [r2], #-68 @ 0xffffffbc │ │ │ │ - bcs 175cac8 <__read_chk@plt+0x16f76f4> │ │ │ │ + bcs 175ca58 <__read_chk@plt+0x16f7684> │ │ │ │ @ instruction: 0xf002d012 │ │ │ │ - bcs 11d63ec <__read_chk@plt+0x1171018> │ │ │ │ + bcs 11d637c <__read_chk@plt+0x1170fa8> │ │ │ │ @ instruction: 0xf103bf08 │ │ │ │ strmi r0, [r3], -sp │ │ │ │ mrrcne 12, 14, r5, r8, cr2 │ │ │ │ mvnle r2, r9, lsl #20 │ │ │ │ strbeq r3, [fp, -r1, lsl #18] │ │ │ │ stmdbcs r0, {r2, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf85ddcf5 │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ movwcc r5, #7203 @ 0x1c23 │ │ │ │ @ instruction: 0x46034418 │ │ │ │ andcs lr, r0, lr, ror #15 │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrsbteq r8, [sl], -r0 │ │ │ │ + eorseq r8, sl, r0, asr #4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2caac <__read_chk@plt+0xfebc76d8> │ │ │ │ + bl fec2ca3c <__read_chk@plt+0xfebc7668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ strmi r2, [lr], -ip │ │ │ │ @ instruction: 0xf1144615 │ │ │ │ - movwcs pc, #2869 @ 0xb35 @ │ │ │ │ + movwcs pc, #2781 @ 0xadd @ │ │ │ │ stmib r0, {r0, r1, r7, sp, lr}^ │ │ │ │ stmdavs r3!, {r8, sl, sp, lr} │ │ │ │ ldrmi fp, [sl], -fp, lsr #2 │ │ │ │ - blcs efb3c <__read_chk@plt+0x8a768> │ │ │ │ + blcs efacc <__read_chk@plt+0x8a6f8> │ │ │ │ @ instruction: 0xf102d1fb │ │ │ │ eorvs r0, r0, r8, lsl #8 │ │ │ │ svclt 0x0000bd70 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @ instruction: 0x26004b30 │ │ │ │ - b 14a7314 <__read_chk@plt+0x1441f40> │ │ │ │ + b 14a72a4 <__read_chk@plt+0x1441ed0> │ │ │ │ ldrbtmi r0, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ @ instruction: 0xf04f0087 │ │ │ │ ldmvs sp, {r0, r1, r2, r3, r4, r5, r6, r7, sl, ip, sp} │ │ │ │ stmdbvs sl!, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ andne pc, r9, r2, lsr r9 @ │ │ │ │ ldcle 2, cr4, [ip, #-612]! @ 0xfffffd9c │ │ │ │ @ instruction: 0xf103686a │ │ │ │ @@ -115034,42 +115006,42 @@ │ │ │ │ @ instruction: 0xf102b399 │ │ │ │ strcs r0, [r0], -r2, lsl #24 │ │ │ │ @ instruction: 0xf10e44f4 │ │ │ │ ldrbtmi r0, [r2], #-3586 @ 0xfffff1fe │ │ │ │ @ instruction: 0xf04f448c │ │ │ │ @ instruction: 0xf8120e0a │ │ │ │ ldmdacc r0!, {r0, r8, r9, sl, fp} │ │ │ │ - blx 466fb2 <__read_chk@plt+0x401bde> │ │ │ │ + blx 466f42 <__read_chk@plt+0x401b6e> │ │ │ │ mvnsle r0, r6, lsl #12 │ │ │ │ strbmi r4, [r4, #-1035] @ 0xfffffbf5 │ │ │ │ ldrtmi sp, [r0], -fp, asr #23 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ strbeq r3, [r3, -r1, lsl #8]! │ │ │ │ @ instruction: 0x4653d1fc │ │ │ │ - ble ffe66e8c <__read_chk@plt+0xffe01ab8> │ │ │ │ + ble ffe66e1c <__read_chk@plt+0xffe01a48> │ │ │ │ @ instruction: 0xf932692a │ │ │ │ addsmi r1, r9, #9 │ │ │ │ strcs sp, [r0], -r2, asr #25 │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ - bne ff337950 <__read_chk@plt+0xff2d257c> │ │ │ │ + bne ff3378e0 <__read_chk@plt+0xff2d250c> │ │ │ │ stc2 0, cr15, [lr, #768]! @ 0x300 │ │ │ │ strb r4, [lr, r4, lsl #8]! │ │ │ │ strcs r4, [r0], -r3, lsl #12 │ │ │ │ stmdbcs r4!, {r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strmi sp, [r3], -r1 │ │ │ │ movwcc lr, #55272 @ 0xd7e8 │ │ │ │ strmi lr, [lr], -r6, ror #15 │ │ │ │ svclt 0x0000e7e4 │ │ │ │ - eorseq r8, sl, sl, lsl r1 │ │ │ │ + eorseq r8, sl, sl, lsl #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r0, ip, asr #17]! │ │ │ │ @ instruction: 0xf6ad4a87 │ │ │ │ - blmi fe298e7c <__read_chk@plt+0xfe233aa8> │ │ │ │ + blmi fe298e0c <__read_chk@plt+0xfe233a38> │ │ │ │ ldrbtmi r4, [sl], #-1673 @ 0xfffff977 │ │ │ │ strmi r4, [r5], -r6, lsl #31 │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3824 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ sbchi pc, pc, r0 │ │ │ │ @@ -115077,220 +115049,220 @@ │ │ │ │ @ instruction: 0xf04fae08 │ │ │ │ ldrtmi r0, [r2], -r0, lsl #22 │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ pkhbtmi sl, sl, r4 │ │ │ │ stccs 8, cr7, [r0], {44} @ 0x2c │ │ │ │ mrrcne 1, 3, sp, r3, cr14 │ │ │ │ svceq 0x0000f1bb │ │ │ │ - blne fe7c9b68 <__read_chk@plt+0xfe764794> │ │ │ │ + blne fe7c9af8 <__read_chk@plt+0xfe764724> │ │ │ │ @ instruction: 0xf5b32400 │ │ │ │ andsvc r6, r4, r0, lsl #30 │ │ │ │ - bmi 1ecc33c <__read_chk@plt+0x1e66f68> │ │ │ │ - blmi 1ea72a0 <__read_chk@plt+0x1e41ecc> │ │ │ │ + bmi 1ecc2cc <__read_chk@plt+0x1e66ef8> │ │ │ │ + blmi 1ea7230 <__read_chk@plt+0x1e41e5c> │ │ │ │ stcge 6, cr4, [r7, #-192] @ 0xffffff40 │ │ │ │ andls r5, r2, #12189696 @ 0xba0000 │ │ │ │ ldmpl pc!, {r1, r5, r9, sl, lr}^ @ │ │ │ │ tstpvc r3, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ strmi lr, [r0, -sp, asr #19] │ │ │ │ @ instruction: 0xf95af109 │ │ │ │ stmdacs r0, {r0, r1, r2, ip, pc} │ │ │ │ addshi pc, r8, r0 │ │ │ │ @ instruction: 0x4621463a │ │ │ │ @ instruction: 0xf1094628 │ │ │ │ stmdbmi sp!, {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf78f4479 │ │ │ │ - andcs lr, r4, #3014656 @ 0x2e0000 │ │ │ │ + andcs lr, r4, #6684672 @ 0x660000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf02d4610 │ │ │ │ andcs pc, r0, pc, lsl #30 │ │ │ │ - blmi 1928400 <__read_chk@plt+0x18c302c> │ │ │ │ + blmi 1928390 <__read_chk@plt+0x18c2fbc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, r4, r0, asr #32 │ │ │ │ stceq 6, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ssatmi r4, #10, r0, lsl #13 │ │ │ │ streq pc, [r1, #-265] @ 0xfffffef7 │ │ │ │ tstle r6, pc, asr ip │ │ │ │ andcs r9, r4, #81920 @ 0x14000 │ │ │ │ @ instruction: 0xf78e4628 │ │ │ │ - stmdacs r0, {r1, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf108d03f │ │ │ │ @ instruction: 0xf8880201 │ │ │ │ - blne fe5a5aa4 <__read_chk@plt+0xfe5406d0> │ │ │ │ + blne fe5a5a34 <__read_chk@plt+0xfe540660> │ │ │ │ svcvs 0x0000f5b3 │ │ │ │ - blmi 168c94c <__read_chk@plt+0x1627578> │ │ │ │ + blmi 168c8dc <__read_chk@plt+0x1627508> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ cdp2 0, 14, cr15, cr2, cr13, {1} │ │ │ │ @ instruction: 0xf04fe7d1 │ │ │ │ andsvc r0, r1, r0, lsr #2 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf10ad01b │ │ │ │ strd r3, [r4], -pc @ │ │ │ │ svcvs 0x0000f5b0 │ │ │ │ @ instruction: 0xf803da06 │ │ │ │ @ instruction: 0xf8112b01 │ │ │ │ - blne fe6e16e0 <__read_chk@plt+0xfe67c30c> │ │ │ │ + blne fe6e1670 <__read_chk@plt+0xfe67c29c> │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ cmnlt ip, sl, lsl r0 │ │ │ │ @ instruction: 0x2c27796c │ │ │ │ @ instruction: 0xf5b0d133 │ │ │ │ - ble ff7716f4 <__read_chk@plt+0xff70c320> │ │ │ │ + ble ff771684 <__read_chk@plt+0xff70c2b0> │ │ │ │ ldmiblt r4!, {r2, r3, r5, r7, r8, fp, ip, sp, lr}^ │ │ │ │ movwcc r4, #5658 @ 0x161a │ │ │ │ - blne fe70f914 <__read_chk@plt+0xfe6aa540> │ │ │ │ + blne fe70f8a4 <__read_chk@plt+0xfe6aa4d0> │ │ │ │ andge pc, r1, r2, lsl #17 │ │ │ │ svcvs 0x0000f5b0 │ │ │ │ stmdavc ip!, {r0, r1, r2, r3, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ rscsle r2, r3, r0, lsl #24 │ │ │ │ ssatmi r4, #10, r8, lsl #13 │ │ │ │ - bleq 151c54 <__read_chk@plt+0xec880> │ │ │ │ + bleq 151be4 <__read_chk@plt+0xec810> │ │ │ │ @ instruction: 0xf818e7b4 │ │ │ │ - blcs aa4b24 <__read_chk@plt+0xa3f750> │ │ │ │ + blcs aa4ab4 <__read_chk@plt+0xa3f6e0> │ │ │ │ @ instruction: 0xf108d10f │ │ │ │ @ instruction: 0x464d33ff │ │ │ │ svceq 0x0000f1ba │ │ │ │ - blne fe70a25c <__read_chk@plt+0xfe6a4e88> │ │ │ │ + blne fe70a1ec <__read_chk@plt+0xfe6a4e18> │ │ │ │ stcge 8, cr15, [r1], {8} │ │ │ │ @ instruction: 0xf105e7d8 │ │ │ │ ldrmi r0, [r8], r6, lsl #18 │ │ │ │ - bleq 151c7c <__read_chk@plt+0xec8a8> │ │ │ │ + bleq 151c0c <__read_chk@plt+0xec838> │ │ │ │ strbmi lr, [sp], -r0, lsr #15 │ │ │ │ @ instruction: 0xf1ba4643 │ │ │ │ @ instruction: 0xd1bc0f00 │ │ │ │ andeq lr, r6, r8, lsr #23 │ │ │ │ andge pc, r0, r8, lsl #17 │ │ │ │ @ instruction: 0xf5b0e7c8 │ │ │ │ - ble fea7175c <__read_chk@plt+0xfea0c388> │ │ │ │ + ble fea716ec <__read_chk@plt+0xfea0c318> │ │ │ │ sbcle r2, fp, r0, lsl #24 │ │ │ │ stmdbeq r5, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f4698 │ │ │ │ str r0, [fp, r1, lsl #22] │ │ │ │ andcs r4, r5, #622592 @ 0x98000 │ │ │ │ @ instruction: 0xf78e4479 │ │ │ │ - andcs lr, r4, #156, 30 @ 0x270 │ │ │ │ + andcs lr, r4, #212, 30 @ 0x350 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0x96004610 │ │ │ │ - blx fe391f36 <__read_chk@plt+0xfe32cb62> │ │ │ │ + blx fe391ec6 <__read_chk@plt+0xfe32caf2> │ │ │ │ stcmi 7, cr14, [r1], #-428 @ 0xfffffe54 │ │ │ │ ldrbtmi r4, [ip], #-2337 @ 0xfffff6df │ │ │ │ and r4, r3, r9, ror r4 │ │ │ │ svcne 0x000cf854 │ │ │ │ @ instruction: 0xb1a13501 │ │ │ │ @ instruction: 0x2004f9b4 │ │ │ │ @ instruction: 0xf1084648 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi 7ca378 <__read_chk@plt+0x764fa4> │ │ │ │ + blmi 7ca308 <__read_chk@plt+0x764f34> │ │ │ │ ldrbtmi r2, [fp], #-524 @ 0xfffffdf4 │ │ │ │ movwcc pc, #23298 @ 0x5b02 @ │ │ │ │ teqlt r3, fp @ │ │ │ │ ldrmi r4, [r8, r8, asr #12] │ │ │ │ svclt 0x00d42801 │ │ │ │ andcs r2, r1, r0 │ │ │ │ ldmdbmi r5, {r1, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78e4479 │ │ │ │ - andcs lr, r2, #112, 30 @ 0x1c0 │ │ │ │ + andcs lr, r2, #168, 30 @ 0x2a0 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd2004 │ │ │ │ @ instruction: 0xf0ec9000 │ │ │ │ @ instruction: 0xe73efb5d │ │ │ │ - cdp 7, 14, cr15, cr12, cr14, {4} │ │ │ │ - ldrhteq r8, [r4], -r6 │ │ │ │ + svc 0x0024f78e │ │ │ │ + eorseq r8, r4, r6, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r8, [r4], -r0 │ │ │ │ - andseq r9, r8, r0, ror r3 │ │ │ │ + eorseq r8, r4, r0, lsr #30 │ │ │ │ + andseq r9, r8, r4, lsl #5 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq r9, r8, r0, asr #6 │ │ │ │ - eorseq r8, r4, r0, lsr #28 │ │ │ │ - @ instruction: 0x001892ba │ │ │ │ - andseq r9, r8, r8, lsr r2 │ │ │ │ - ldrsbteq r8, [r4], -r2 │ │ │ │ - @ instruction: 0x001891d0 │ │ │ │ - ldrhteq r8, [r4], -r2 │ │ │ │ - @ instruction: 0x001891fc │ │ │ │ + andseq r9, r8, r4, asr r2 │ │ │ │ + mlaseq r4, r0, lr, r8 │ │ │ │ + andseq r9, r8, lr, asr #3 │ │ │ │ + andseq r9, r8, ip, asr #2 │ │ │ │ + eorseq r8, r4, r2, asr #8 │ │ │ │ + andseq r9, r8, r4, ror #1 │ │ │ │ + eorseq r8, r4, r2, lsr #8 │ │ │ │ + andseq r9, r8, r0, lsl r1 │ │ │ │ ldrdne lr, [r3], -r0 │ │ │ │ mcrlt 7, 6, pc, cr8, cr15, {7} @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2ce2c <__read_chk@plt+0xfebc7a58> │ │ │ │ + bl fec2cdbc <__read_chk@plt+0xfebc79e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xb08d0fb8 │ │ │ │ movwcs r4, #2680 @ 0xa78 │ │ │ │ ldrbtmi r4, [sl], #-3704 @ 0xfffff188 │ │ │ │ ldrbtmi r9, [lr], #-778 @ 0xfffffcf6 │ │ │ │ ldmpl r3, {r0, r1, r2, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x460f80bf │ │ │ │ @ instruction: 0x4638213b │ │ │ │ - bl 1413a98 <__read_chk@plt+0x13ae6c4> │ │ │ │ + bl fe213a28 <__read_chk@plt+0xfe1ae654> │ │ │ │ tstlt r0, r4, lsl #12 │ │ │ │ @ instruction: 0x212c3401 │ │ │ │ @ instruction: 0xf78f4638 │ │ │ │ - strmi lr, [r5], -r6, asr #22 │ │ │ │ + @ instruction: 0x4605eb7e │ │ │ │ suble r2, r1, r0, lsl #16 │ │ │ │ andcs r4, r0, ip, ror #18 │ │ │ │ @ instruction: 0xf10a4479 │ │ │ │ andcs pc, r6, #6881280 @ 0x690000 │ │ │ │ andls r2, sl, r0, lsl #2 │ │ │ │ @ instruction: 0xf0ec2001 │ │ │ │ andcs pc, r0, #636 @ 0x27c │ │ │ │ andls r4, r9, r1, lsl r6 │ │ │ │ - blx fe112046 <__read_chk@plt+0xfe0acc72> │ │ │ │ + blx fe111fd6 <__read_chk@plt+0xfe0acc02> │ │ │ │ stmdage r6, {r0, r3, r8, fp, ip, pc} │ │ │ │ cdp2 0, 3, cr15, cr4, cr1, {4} │ │ │ │ stmdage r7, {r0, r3, r8, fp, ip, pc} │ │ │ │ ldc2l 0, cr15, [r4, #516] @ 0x204 │ │ │ │ - blcs fc8c8 <__read_chk@plt+0x974f4> │ │ │ │ + blcs fc858 <__read_chk@plt+0x97484> │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ stmdbls r6, {r0, r2, ip, lr, pc} │ │ │ │ @ instruction: 0xf0811c68 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbmi ip, {r0, r1, r2, r4, r5, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78e4479 │ │ │ │ - andcs lr, r2, #3936 @ 0xf60 │ │ │ │ + andcs lr, r2, #46, 30 @ 0xb8 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf02d2004 │ │ │ │ - blls 39542c <__read_chk@plt+0x330058> │ │ │ │ + blls 3953bc <__read_chk@plt+0x32ffe8> │ │ │ │ stmdage sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xffb0f113 │ │ │ │ - bmi 15ddcdc <__read_chk@plt+0x1578908> │ │ │ │ + @ instruction: 0xff58f113 │ │ │ │ + bmi 15ddc6c <__read_chk@plt+0x1578898> │ │ │ │ ldrbtmi r4, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r1, r0, asr #32 │ │ │ │ ldcllt 0, cr11, [r0, #52]! @ 0x34 │ │ │ │ ldrbtmi r4, [r9], #-2382 @ 0xfffff6b2 │ │ │ │ @ instruction: 0xf828f10a │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ andcs r2, r1, r6, lsl #4 │ │ │ │ @ instruction: 0xf0ec930a │ │ │ │ qsaxmi pc, sl, sp @ │ │ │ │ andls r4, r9, r9, lsr #12 │ │ │ │ - blx 10920ca <__read_chk@plt+0x102ccf6> │ │ │ │ + blx 109205a <__read_chk@plt+0x102cc86> │ │ │ │ stmdage r6, {r0, r3, r8, fp, ip, pc} │ │ │ │ ldc2l 0, cr15, [r2, #516]! @ 0x204 │ │ │ │ stmdage r7, {r0, r3, r8, fp, ip, pc} │ │ │ │ ldc2 0, cr15, [r2, #516] @ 0x204 │ │ │ │ stmdbls sl, {r0, r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r2, sl, lsl #4 │ │ │ │ @ instruction: 0xff4af0ec │ │ │ │ stmdacs r0, {r3, ip, pc} │ │ │ │ andcs sp, r0, #191 @ 0xbf │ │ │ │ ldrmi r9, [r1], -r9, lsl #16 │ │ │ │ - blx b120f6 <__read_chk@plt+0xaacd22> │ │ │ │ + blx b12086 <__read_chk@plt+0xaaccb2> │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0ed9808 │ │ │ │ stmdbls r8, {r0, r1, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf081a805 │ │ │ │ @ instruction: 0xf081fdd7 │ │ │ │ ldmdbmi r7!, {r0, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r0], -r6, lsl #4 │ │ │ │ @@ -115298,15 +115270,15 @@ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbls r5, {r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0819807 │ │ │ │ strmi pc, [r4], -pc, ror #31 │ │ │ │ @ instruction: 0xf0819808 │ │ │ │ stmdage r8, {r0, r1, r2, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ cdp2 0, 2, cr15, cr6, cr12, {7} │ │ │ │ - bllt 12fc9a4 <__read_chk@plt+0x12975d0> │ │ │ │ + bllt 12fc934 <__read_chk@plt+0x1297560> │ │ │ │ @ instruction: 0xf0814618 │ │ │ │ stmdals r9, {r0, r1, r2, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [r8, #-516]! @ 0xfffffdfc │ │ │ │ @ instruction: 0xf0eca809 │ │ │ │ stccs 14, cr15, [r0], {27} │ │ │ │ stmdbmi r8!, {r0, r1, r2, r3, r7, r8, ip, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r6, lsl #4 │ │ │ │ @@ -115316,15 +115288,15 @@ │ │ │ │ ldrtmi r3, [sp], -r6, lsl #14 │ │ │ │ andle r2, r3, fp, lsr fp │ │ │ │ svccc 0x0001f815 │ │ │ │ mvnsle r2, fp, lsr fp │ │ │ │ ldrtmi r2, [r9], -r0, lsl #12 │ │ │ │ @ instruction: 0x46324633 │ │ │ │ eorvc r2, lr, r5 │ │ │ │ - blx ffc1206c <__read_chk@plt+0xffbacc98> │ │ │ │ + blx ffc11ffc <__read_chk@plt+0xffbacc28> │ │ │ │ teqcs fp, #176, 18 @ 0x2c0000 │ │ │ │ ldrb r7, [lr, -fp, lsr #32]! │ │ │ │ str r2, [r2, r1] │ │ │ │ @ instruction: 0xf0814618 │ │ │ │ stmdals r9, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stc2l 0, cr15, [lr, #-516] @ 0xfffffdfc │ │ │ │ @ instruction: 0xf0eca809 │ │ │ │ @@ -115332,95 +115304,95 @@ │ │ │ │ @ instruction: 0x46014b14 │ │ │ │ movwls r5, #14579 @ 0x38f3 │ │ │ │ @ instruction: 0xf0814618 │ │ │ │ ldr pc, [r6, r1, lsl #30]! │ │ │ │ @ instruction: 0x46394632 │ │ │ │ andcs r9, r5, sl, lsl #22 │ │ │ │ strvs lr, [r0], -sp, asr #19 │ │ │ │ - blx ffc920ac <__read_chk@plt+0xffc2ccd8> │ │ │ │ + blx ffc9203c <__read_chk@plt+0xffc2cc68> │ │ │ │ ldrtmi r9, [r2], -sl, lsl #18 │ │ │ │ - blx 91224a <__read_chk@plt+0x8ace76> │ │ │ │ + blx ff3121d8 <__read_chk@plt+0xff2ace04> │ │ │ │ @ instruction: 0xf78ee7db │ │ │ │ - svclt 0x0000edd4 │ │ │ │ - eorseq r8, r4, sl, asr #24 │ │ │ │ - eorseq r8, r4, r6, asr #24 │ │ │ │ + svclt 0x0000ee0c │ │ │ │ + ldrhteq r8, [r4], -sl │ │ │ │ + ldrhteq r8, [r4], -r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r9, r8, r8, ror r1 │ │ │ │ - andseq r9, r8, ip, asr #2 │ │ │ │ - eorseq r8, r4, r6, lsr #23 │ │ │ │ - ldrsheq r9, [r8], -r6 │ │ │ │ - mulseq r8, ip, r0 │ │ │ │ - andseq r9, r8, r4, rrx │ │ │ │ + andseq r9, r8, ip, lsl #1 │ │ │ │ + andseq r9, r8, r0, rrx │ │ │ │ + eorseq r8, r4, r6, lsl ip │ │ │ │ + andseq r9, r8, sl │ │ │ │ + @ instruction: 0x00188fb0 │ │ │ │ + andseq r8, r8, r8, ror pc │ │ │ │ muleq r0, r4, r7 │ │ │ │ stmdbvs r0, {r0, r6, r7, fp, sp, lr}^ │ │ │ │ mcrlt 7, 7, pc, cr14, cr15, {7} @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec2d050 <__read_chk@plt+0xfebc7c7c> │ │ │ │ + bl fec2cfe0 <__read_chk@plt+0xfebc7c0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 219e38 <__read_chk@plt+0x1b4a64> │ │ │ │ + blmi 219dc8 <__read_chk@plt+0x1b49f4> │ │ │ │ strmi r2, [r4], -r3, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf02d2005 │ │ │ │ strtmi pc, [r0], -fp, lsl #26 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq r8, r8, lr, lsl #30 │ │ │ │ + andseq r8, r8, r2, lsr #28 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ addslt r4, r1, sl, lsr #27 │ │ │ │ strmi r4, [r1], sl, lsr #25 │ │ │ │ - blmi feb67080 <__read_chk@plt+0xfeb01cac> │ │ │ │ + blmi feb67010 <__read_chk@plt+0xfeb01c3c> │ │ │ │ strmi r4, [lr], -sl, lsr #21 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - strls r6, [pc], #-2084 @ d5e98 <__read_chk@plt+0x70ac4> │ │ │ │ + strls r6, [pc], #-2084 @ d5e28 <__read_chk@plt+0x70a54> │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ svccc 0x00e0f8d3 │ │ │ │ suble r2, pc, r0, lsl #22 │ │ │ │ @ instruction: 0xf281fab1 │ │ │ │ stmdaeq r4, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ addlt pc, r0, #14614528 @ 0xdf0000 │ │ │ │ movwls r0, #35155 @ 0x8953 │ │ │ │ ldrbtmi r4, [fp], #2975 @ 0xb9f │ │ │ │ ldrbtmi r4, [fp], #-2463 @ 0xfffff661 │ │ │ │ - blmi fe8baae4 <__read_chk@plt+0xfe855710> │ │ │ │ + blmi fe8baa74 <__read_chk@plt+0xfe8556a0> │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ svceq 0x0004f858 │ │ │ │ eorsle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf10daf0d │ │ │ │ andcs r0, r1, #48, 20 @ 0x30000 │ │ │ │ ldrbmi r2, [r1], -r0, lsl #6 │ │ │ │ ldrtmi r9, [sl], -r0, lsl #4 │ │ │ │ stc2l 0, cr15, [r0, #-984]! @ 0xfffffc28 │ │ │ │ ldmib sp, {r0, r1, fp, ip, pc}^ │ │ │ │ ldmibmi r5, {r2, r3, r8, r9, sp} │ │ │ │ svclt 0x00082a00 │ │ │ │ - blcs e7708 <__read_chk@plt+0x82334> │ │ │ │ + blcs e7698 <__read_chk@plt+0x822c4> │ │ │ │ svclt 0x00084479 │ │ │ │ andcs r4, r5, fp, asr r6 │ │ │ │ - @ instruction: 0xf842f10d │ │ │ │ + @ instruction: 0xffeaf10c │ │ │ │ @ instruction: 0xf0f4980d │ │ │ │ ldrtmi pc, [r8], -r7, ror #28 @ │ │ │ │ - blx fef12114 <__read_chk@plt+0xfeeacd40> │ │ │ │ + blx fef120a4 <__read_chk@plt+0xfeeaccd0> │ │ │ │ stmdacs r0, {r2, r3, sl, fp, ip, pc} │ │ │ │ stccs 0, cr13, [r0], {44} @ 0x2c │ │ │ │ - blls 44a3d8 <__read_chk@plt+0x3e5004> │ │ │ │ + blls 44a368 <__read_chk@plt+0x3e4f94> │ │ │ │ sbcsle r2, r5, r0, lsl #22 │ │ │ │ - bls 1faf3c <__read_chk@plt+0x195b68> │ │ │ │ + bls 1faecc <__read_chk@plt+0x195af8> │ │ │ │ movwmi r9, #43272 @ 0xa908 │ │ │ │ - blls 40a380 <__read_chk@plt+0x3a4fac> │ │ │ │ + blls 40a310 <__read_chk@plt+0x3a4f3c> │ │ │ │ ldrbmi fp, [r0], -fp, lsr #2 │ │ │ │ - mrc2 1, 3, pc, cr14, cr3, {0} │ │ │ │ - blcs fcb74 <__read_chk@plt+0x977a0> │ │ │ │ + mcr2 1, 1, pc, cr6, cr3, {0} @ │ │ │ │ + blcs fcb04 <__read_chk@plt+0x97730> │ │ │ │ ldrtmi sp, [r8], -r8, asr #1 │ │ │ │ - mrc2 1, 3, pc, cr8, cr3, {0} │ │ │ │ + mcr2 1, 1, pc, cr0, cr3, {0} @ │ │ │ │ svceq 0x0004f858 │ │ │ │ bicle r2, r5, r0, lsl #16 │ │ │ │ movwls r2, #54016 @ 0xd300 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdbmi sp!, {r6, r7, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2676 @ 0xfffff58c │ │ │ │ ldmdavs r1, {r1, r3, r7, fp, ip, lr} │ │ │ │ @@ -115428,246 +115400,246 @@ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ sbcshi pc, fp, r0, asr #32 │ │ │ │ andslt r4, r1, r8, lsl r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ bicsle r2, ip, r0, lsl #24 │ │ │ │ stmdavc r5!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - blmi 1db6278 <__read_chk@plt+0x1d50ea4> │ │ │ │ + blmi 1db6208 <__read_chk@plt+0x1d50e34> │ │ │ │ strhi lr, [r9], -sp, asr #19 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ movwls sl, #28716 @ 0x702c │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ @ instruction: 0xf78ee014 │ │ │ │ - stmdavs r3, {r1, r2, r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ andscc pc, r5, r3, lsr r8 @ │ │ │ │ svclt 0x0048049b │ │ │ │ strle r3, [r9], #-1025 @ 0xfffffbff │ │ │ │ - bcs fc7e0 <__read_chk@plt+0x9740c> │ │ │ │ + bcs fc770 <__read_chk@plt+0x9739c> │ │ │ │ andcs sp, r1, pc, asr #32 │ │ │ │ @ instruction: 0xf10c9906 │ │ │ │ - ldrtmi pc, [r8], -fp, ror #31 @ │ │ │ │ - mrc2 1, 1, pc, cr12, cr3, {0} │ │ │ │ + shadd8mi pc, r8, r3 @ │ │ │ │ + stc2l 1, cr15, [r4, #76]! @ 0x4c │ │ │ │ mvnslt r7, r5, lsr #16 │ │ │ │ mvnlt r9, sp, lsl #22 │ │ │ │ mvnle r2, pc, asr sp │ │ │ │ stmdbls r5, {r0, r2, r5, r6, sl, fp, ip} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ - ldmda r8!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bllt 2e79e4 <__read_chk@plt+0x282610> │ │ │ │ + ldm r0!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bllt 2e7974 <__read_chk@plt+0x2825a0> │ │ │ │ @ instruction: 0xf104495e │ │ │ │ strbmi r0, [r0], -r6, lsl #16 │ │ │ │ @ instruction: 0xf78e4479 │ │ │ │ - @ instruction: 0x4606ed90 │ │ │ │ + strmi lr, [r6], -r8, asr #27 │ │ │ │ @ instruction: 0xf880b1c0 │ │ │ │ strbmi sl, [r0], -r0 │ │ │ │ - blx 1c12432 <__read_chk@plt+0x1bad05e> │ │ │ │ + blx 6123c2 <__read_chk@plt+0x5acfee> │ │ │ │ cmple fp, r0, lsl #16 │ │ │ │ ldcne 8, cr7, [r4], #724 @ 0x2d4 │ │ │ │ bicsle r2, pc, r0, lsl #26 │ │ │ │ @ instruction: 0x8609e9dd │ │ │ │ ldrdge pc, [ip], -sp @ │ │ │ │ @ instruction: 0xf1134650 │ │ │ │ - blls 455860 <__read_chk@plt+0x3f048c> │ │ │ │ + blls 455690 <__read_chk@plt+0x3f02bc> │ │ │ │ orrle r2, r8, r0, lsl #22 │ │ │ │ - blcs fcc4c <__read_chk@plt+0x97878> │ │ │ │ + blcs fcbdc <__read_chk@plt+0x97808> │ │ │ │ ldrb sp, [r9, -fp, lsl #3] │ │ │ │ strtmi r9, [r8], -r7, lsl #18 │ │ │ │ @ instruction: 0xf78e2207 │ │ │ │ - pkhtbmi lr, r0, r0, asr #16 │ │ │ │ + strmi lr, [r0], r8, lsl #17 │ │ │ │ stmdbmi fp, {r6, r8, fp, ip, sp, pc}^ │ │ │ │ streq pc, [r8, #-260] @ 0xfffffefc │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stcl 7, cr15, [r6, #-568]! @ 0xfffffdc8 │ │ │ │ + ldc 7, cr15, [lr, #568] @ 0x238 │ │ │ │ ldmdblt r8, {r1, r2, r9, sl, lr}^ │ │ │ │ andcs r4, r5, r7, asr #18 │ │ │ │ @ instruction: 0xf10c4479 │ │ │ │ - ldrtmi pc, [r8], -r3, lsr #31 @ │ │ │ │ - ldc2l 1, cr15, [r4, #76]! @ 0x4c │ │ │ │ - bmi 120ff2c <__read_chk@plt+0x11aab58> │ │ │ │ + ldrtmi pc, [r8], -fp, asr #30 @ │ │ │ │ + ldc2 1, cr15, [ip, #76] @ 0x4c │ │ │ │ + bmi 120febc <__read_chk@plt+0x11aaae8> │ │ │ │ @ instruction: 0xe7ac447a │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xf804e010 │ │ │ │ strtmi r8, [r8], -r1, lsl #22 │ │ │ │ - svc 0x002af78e │ │ │ │ + svc 0x0062f78e │ │ │ │ mcrne 1, 2, fp, cr3, cr8, {1} │ │ │ │ - bcs f6d418 <__read_chk@plt+0xf08044> │ │ │ │ + bcs f6d3a8 <__read_chk@plt+0xf07fd4> │ │ │ │ @ instruction: 0xf819d00f │ │ │ │ - blcs f62078 <__read_chk@plt+0xefcca4> │ │ │ │ + blcs f62008 <__read_chk@plt+0xefcc34> │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, ip, lr, pc} │ │ │ │ strtmi fp, [r5], -r3, lsr #6 │ │ │ │ strtmi r2, [r8], -ip, lsr #2 │ │ │ │ - ldmdb r6!, {r0, r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb lr!, {r0, r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrtmi sp, [r4], -r7, ror #3 │ │ │ │ @ instruction: 0xf819e7e7 │ │ │ │ - blcs f620a4 <__read_chk@plt+0xefccd0> │ │ │ │ + blcs f62034 <__read_chk@plt+0xefcc60> │ │ │ │ strmi sp, [r2], -pc, ror #3 │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf8def108 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ cmnlt r3, fp, lsr #16 │ │ │ │ ldcne 3, cr2, [r4], #4 │ │ │ │ str r9, [r5, r4, lsl #6] │ │ │ │ andcs r4, r5, ip, lsr #18 │ │ │ │ @ instruction: 0xf10c4479 │ │ │ │ - ldrtmi pc, [r8], -r9, ror #30 @ │ │ │ │ - ldc2 1, cr15, [sl, #76]! @ 0x4c │ │ │ │ + shadd16mi pc, r8, r1 @ │ │ │ │ + stc2l 1, cr15, [r2, #-76]! @ 0xffffffb4 │ │ │ │ @ instruction: 0x462ce77c │ │ │ │ andcs r4, r5, r8, lsr #18 │ │ │ │ @ instruction: 0xf10c4479 │ │ │ │ - shsaxmi pc, r8, pc @ │ │ │ │ - ldc2 1, cr15, [r0, #76]! @ 0x4c │ │ │ │ + ldrtmi pc, [r8], -r7, lsl #30 @ │ │ │ │ + ldc2l 1, cr15, [r8, #-76] @ 0xffffffb4 │ │ │ │ @ instruction: 0x4648e772 │ │ │ │ - blx f1251a <__read_chk@plt+0xead146> │ │ │ │ + blx ff9124a8 <__read_chk@plt+0xff8ad0d4> │ │ │ │ andls r4, sp, r3, lsl #12 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stcmi 15, cr10, [r1], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0x46324633 │ │ │ │ @ instruction: 0x4621447c │ │ │ │ @ instruction: 0xf954f0a9 │ │ │ │ - blls 44455c <__read_chk@plt+0x3df188> │ │ │ │ + blls 4444ec <__read_chk@plt+0x3df118> │ │ │ │ strls lr, [r4, #-1837] @ 0xfffff8d3 │ │ │ │ - blmi 80ff14 <__read_chk@plt+0x7aab40> │ │ │ │ + blmi 80fea4 <__read_chk@plt+0x7aaad0> │ │ │ │ @ instruction: 0x46214632 │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ strvs lr, [r0], -sp, asr #19 │ │ │ │ @ instruction: 0xf968f0a9 │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ movwls sl, #55310 @ 0xd80e │ │ │ │ - stc2 1, cr15, [sl, #76] @ 0x4c │ │ │ │ + ldc2 1, cr15, [r2, #-76]! @ 0xffffffb4 │ │ │ │ @ instruction: 0xf78ee7e9 │ │ │ │ - svclt 0x0000ec4a │ │ │ │ - ldrshteq r8, [r4], -ip │ │ │ │ + svclt 0x0000ec82 │ │ │ │ + eorseq r8, r4, ip, ror #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r8, [r4], -r4 │ │ │ │ + eorseq r8, r4, r4, ror #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq lr, r7, sl, asr r0 │ │ │ │ - andseq r8, r8, sl, ror #31 │ │ │ │ - andseq lr, r7, r0, asr r0 │ │ │ │ - andseq r8, r8, r0, lsl #31 │ │ │ │ - andseq r8, r8, r8, lsr pc │ │ │ │ - eorseq r8, r4, r6, lsr #18 │ │ │ │ - andseq r8, r8, r8, ror #29 │ │ │ │ - andseq r8, r8, r4, ror lr │ │ │ │ - andseq r8, r8, r2, lsr #28 │ │ │ │ - andseq r8, r8, r0, asr lr │ │ │ │ - andseq pc, fp, r0, ror r8 @ │ │ │ │ - andseq r8, r8, r4, lsr #27 │ │ │ │ - @ instruction: 0x00188db0 │ │ │ │ - @ instruction: 0x001993b8 │ │ │ │ - andseq r8, r8, r2, asr #27 │ │ │ │ + andseq sp, r7, lr, ror #30 │ │ │ │ + @ instruction: 0x00188efe │ │ │ │ + andseq sp, r7, r4, ror #30 │ │ │ │ + mulseq r8, r4, lr │ │ │ │ + andseq r8, r8, ip, asr #28 │ │ │ │ + mlaseq r4, r6, r9, r8 │ │ │ │ + @ instruction: 0x00188dfc │ │ │ │ + andseq r8, r8, r8, lsl #27 │ │ │ │ + andseq r8, r8, r6, lsr sp │ │ │ │ + andseq r8, r8, r4, ror #26 │ │ │ │ + andseq pc, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x00188cb8 │ │ │ │ + andseq r8, r8, r4, asr #25 │ │ │ │ + andseq r9, r9, ip, asr #5 │ │ │ │ + @ instruction: 0x00188cd6 │ │ │ │ @ instruction: 0xf7ff68c0 │ │ │ │ svclt 0x0000be79 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2d388 <__read_chk@plt+0xfebc7fb4> │ │ │ │ + bl fec2d318 <__read_chk@plt+0xfebc7f44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi ip, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strcs fp, [r0], #-131 @ 0xffffff7d │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ andcs r4, r0, r5, lsl #12 │ │ │ │ - stc 7, cr15, [r6], {142} @ 0x8e │ │ │ │ + ldc 7, cr15, [lr], #568 @ 0x238 │ │ │ │ strtmi r4, [r2], -r3, lsr #12 │ │ │ │ strls r2, [r0], #-366 @ 0xfffffe92 │ │ │ │ @ instruction: 0xff1cf009 │ │ │ │ andle r2, lr, r9, ror r8 │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldcl 7, cr15, [r8], #-568 @ 0xfffffdc8 │ │ │ │ + ldc 7, cr15, [r0], #568 @ 0x238 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - blx 179227e <__read_chk@plt+0x172ceaa> │ │ │ │ + blx 179220e <__read_chk@plt+0x172ce3a> │ │ │ │ andlt r2, r3, r0 │ │ │ │ tstcs r1, r0, lsr sp │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ strmi pc, [r4], -sp, asr #28 │ │ │ │ @ instruction: 0x4629b130 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ andcs pc, r1, r9, ror #23 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ mcr2 7, 2, pc, cr0, cr15, {7} @ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ stmdbmi r4, {r0, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ svclt 0x0000e7dc │ │ │ │ - andseq r8, r8, lr, lsr sp │ │ │ │ - mulseq r8, r6, sp │ │ │ │ - andseq r8, r8, lr, lsl sp │ │ │ │ + andseq r8, r8, r2, asr ip │ │ │ │ + andseq r8, r8, sl, lsr #25 │ │ │ │ + andseq r8, r8, r2, lsr ip │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2d414 <__read_chk@plt+0xfebc8040> │ │ │ │ + bl fec2d3a4 <__read_chk@plt+0xfebc7fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi r3!, {r3, r4, r6, r7, r8, r9, sl, fp} │ │ │ │ - bmi dc2434 <__read_chk@plt+0xd5d060> │ │ │ │ - blmi da7408 <__read_chk@plt+0xd42034> │ │ │ │ + bmi dc23c4 <__read_chk@plt+0xd5cff0> │ │ │ │ + blmi da7398 <__read_chk@plt+0xd41fc4> │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ suble r2, r2, r0, lsl #16 │ │ │ │ orrslt r6, ip, #196, 16 @ 0xc40000 │ │ │ │ ldmpl fp, {r1, r2, r3, r5, r9, fp, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ ldrsblt r0, [r0, #-132]! @ 0xffffff7c │ │ │ │ - blmi aa8af8 <__read_chk@plt+0xa43724> │ │ │ │ + blmi aa8a88 <__read_chk@plt+0xa436b4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1b02c0 <__read_chk@plt+0x14aeec> │ │ │ │ + blls 1b0250 <__read_chk@plt+0x14ae7c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_irq │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - @ instruction: 0xf12d40f0 │ │ │ │ - stmdbmi r4!, {r0, r2, r3, r5, fp, ip, sp, pc} │ │ │ │ + @ instruction: 0xf12c40f0 │ │ │ │ + stmdbmi r4!, {r0, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strtmi r2, [r0], -r6, lsl #4 │ │ │ │ @ instruction: 0xf1074479 │ │ │ │ ldmiblt r8, {r0, r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x1da779a3 │ │ │ │ - blcs fa7b74 <__read_chk@plt+0xf427a0> │ │ │ │ + blcs fa7b04 <__read_chk@plt+0xf42730> │ │ │ │ @ instruction: 0xf815d003 │ │ │ │ - blcs fa5e8c <__read_chk@plt+0xf40ab8> │ │ │ │ + blcs fa5e1c <__read_chk@plt+0xf40a48> │ │ │ │ @ instruction: 0x2600d1fb │ │ │ │ @ instruction: 0x46334639 │ │ │ │ andcs r4, r5, r2, lsr r6 │ │ │ │ @ instruction: 0xf0a9702e │ │ │ │ stmiblt r0, {r0, r1, r7, fp, ip, sp, lr, pc} │ │ │ │ eorvc r2, fp, fp, lsr r3 │ │ │ │ - blmi 568b00 <__read_chk@plt+0x50372c> │ │ │ │ + blmi 568a90 <__read_chk@plt+0x5036bc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1b0314 <__read_chk@plt+0x14af40> │ │ │ │ + blls 1b02a4 <__read_chk@plt+0x14aed0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r6, r0, lsl #6 │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ @ instruction: 0x4604bdf0 │ │ │ │ - blmi 550280 <__read_chk@plt+0x4eaeac> │ │ │ │ + blmi 550210 <__read_chk@plt+0x4eae3c> │ │ │ │ @ instruction: 0x46324639 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ strvs lr, [r0], -sp, asr #19 │ │ │ │ @ instruction: 0xf88af0a9 │ │ │ │ andls r4, r2, r3, lsl #12 │ │ │ │ rscle r2, r1, r0, lsl #16 │ │ │ │ ldmdavs ip, {r1, fp, sp, pc} │ │ │ │ - stc2 1, cr15, [ip], #76 @ 0x4c │ │ │ │ + mrrc2 1, 1, pc, r4, cr3 @ │ │ │ │ @ instruction: 0xf78ee7dc │ │ │ │ - svclt 0x0000eb6c │ │ │ │ - eorseq r8, r4, r4, ror #12 │ │ │ │ + svclt 0x0000eba4 │ │ │ │ + ldrsbteq r8, [r4], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r4, r0, ror #12 │ │ │ │ + ldrsbteq r8, [r4], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r8, r4, r4, lsr r6 │ │ │ │ - mulseq r8, r0, fp │ │ │ │ - eorseq r8, r4, r0, ror #11 │ │ │ │ - andseq r8, r8, r2, lsr #25 │ │ │ │ + eorseq r8, r4, r4, lsr #13 │ │ │ │ + andseq r8, r8, r4, lsr #21 │ │ │ │ + eorseq r8, r4, r0, asr r6 │ │ │ │ + @ instruction: 0x00188bb6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq 514648 <__read_chk@plt+0x4af274> │ │ │ │ + beq 5145d8 <__read_chk@plt+0x4af204> │ │ │ │ stclpl 2, cr15, [ip, #692] @ 0x2b4 │ │ │ │ - blcs ff31469c <__read_chk@plt+0xff2af2c8> │ │ │ │ - bleq 1012758 <__read_chk@plt+0xfad384> │ │ │ │ + blcs ff31462c <__read_chk@plt+0xff2af258> │ │ │ │ + bleq 10126e8 <__read_chk@plt+0xfad314> │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8df6846 │ │ │ │ strmi r8, [r4], -r0, asr #23 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8df460f │ │ │ │ ldrbtmi r3, [r8], #3000 @ 0xbb8 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @@ -115676,174 +115648,174 @@ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df81a0 │ │ │ │ @ instruction: 0xf04f3ba4 │ │ │ │ ldrbtmi r3, [fp], #-767 @ 0xfffffd01 │ │ │ │ mcrcs 6, 0, r6, cr6, cr10, {0} │ │ │ │ bichi pc, r1, r0 │ │ │ │ rsbsle r2, r5, r2, lsl #28 │ │ │ │ - blcc fe5146e4 <__read_chk@plt+0xfe4af310> │ │ │ │ + blcc fe514674 <__read_chk@plt+0xfe4af2a0> │ │ │ │ andeq pc, r1, #111 @ 0x6f │ │ │ │ andsvs r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ svccs 0x0000631a │ │ │ │ @ instruction: 0xf04fd159 │ │ │ │ movwls r3, #33791 @ 0x83ff │ │ │ │ stmdavs r1!, {r1, r2, r3, r4, r9, sl, lr}^ │ │ │ │ suble r2, r8, r0, lsl #18 │ │ │ │ - blcs 1e14704 <__read_chk@plt+0x1daf330> │ │ │ │ + blcs 1e14694 <__read_chk@plt+0x1daf2c0> │ │ │ │ @ instruction: 0xf8df46b1 │ │ │ │ ldrbtmi r3, [fp], #-2932 @ 0xfffff48c │ │ │ │ andpl pc, r2, r8, asr r8 @ │ │ │ │ stmiaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df930a │ │ │ │ stmdavs sl!, {r3, r5, r6, r8, r9, fp, ip, sp} │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcc pc, r0, #13762560 @ 0xd20000 │ │ │ │ stmdbcs r0, {r1, r2, r3, r4, r6, fp, sp, lr} │ │ │ │ addhi pc, r6, r0 │ │ │ │ @ instruction: 0xf0002906 │ │ │ │ @ instruction: 0xf1b981b0 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ - blls 2f6aec <__read_chk@plt+0x291718> │ │ │ │ + blls 2f6a7c <__read_chk@plt+0x2916a8> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1a6836f │ │ │ │ @ instruction: 0xf8df0744 │ │ │ │ @ instruction: 0xf8dfab38 │ │ │ │ - b aa50b8 <__read_chk@plt+0xa3fce4> │ │ │ │ + b aa5048 <__read_chk@plt+0xa3fc74> │ │ │ │ @ instruction: 0xf8df77e7 │ │ │ │ @ instruction: 0xf8df0b34 │ │ │ │ ldrbtmi r2, [sl], #2868 @ 0xb34 │ │ │ │ ldrbtmi r2, [fp], #-4046 @ 0xfffff032 │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ ldrbtmi r4, [sl], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0x46564651 │ │ │ │ movwcs lr, #10701 @ 0x29cd │ │ │ │ - blls 35ec00 <__read_chk@plt+0x2f982c> │ │ │ │ + blls 35eb90 <__read_chk@plt+0x2f97bc> │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ stmib sp, {r7, r8, r9, ip, sp, lr}^ │ │ │ │ ldrmi r1, [r9], -r4, lsl #14 │ │ │ │ strbmi r9, [r0], -r1 │ │ │ │ strge lr, [r6], -sp, asr #19 │ │ │ │ - stcl 7, cr15, [r0, #-568]! @ 0xfffffdc8 │ │ │ │ + ldc 7, cr15, [r8, #568] @ 0x238 │ │ │ │ @ instruction: 0xf8dfe0d9 │ │ │ │ andcs r1, r9, #0, 22 │ │ │ │ ldrbtmi r6, [r9], #-2272 @ 0xfffff720 │ │ │ │ @ instruction: 0xff1ef107 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ andcs r8, r1, lr, asr #3 │ │ │ │ - bcs ffc147ac <__read_chk@plt+0xffbaf3d8> │ │ │ │ - bcc ff0147b0 <__read_chk@plt+0xfefaf3dc> │ │ │ │ + bcs ffc1473c <__read_chk@plt+0xffbaf368> │ │ │ │ + bcc ff014740 <__read_chk@plt+0xfefaf36c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #11 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbhi pc, [sp, #-64] @ 0xffffffc0 @ │ │ │ │ stclpl 2, cr15, [ip, #52] @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blcs f07e0 <__read_chk@plt+0x8b40c> │ │ │ │ + blcs f0770 <__read_chk@plt+0x8b39c> │ │ │ │ ldmdavs fp, {r1, r2, r7, ip, lr, pc}^ │ │ │ │ addle r2, r3, r0, lsl #22 │ │ │ │ - bcs f84c8 <__read_chk@plt+0x930f4> │ │ │ │ + bcs f8458 <__read_chk@plt+0x93084> │ │ │ │ @ instruction: 0xf8dfd180 │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, r7, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf1074479 │ │ │ │ @ instruction: 0x4606fe39 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf8dfaf77 │ │ │ │ rsbscs r3, r8, r4, lsl #21 │ │ │ │ - bcs fea147fc <__read_chk@plt+0xfe9af428> │ │ │ │ + bcs fea1478c <__read_chk@plt+0xfe9af3b8> │ │ │ │ @ instruction: 0xf858447a │ │ │ │ andsvs r3, r0, #3 │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ tstvs r0, #1769472 @ 0x1b0000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrne CPSR_sc, r3 @ │ │ │ │ - bcc fe414818 <__read_chk@plt+0xfe3af444> │ │ │ │ + bcc fe4147a8 <__read_chk@plt+0xfe3af3d4> │ │ │ │ sbcsvs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ movwne pc, #961 @ 0x3c1 @ │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ strbeq r9, [fp], r8, lsl #6 │ │ │ │ - strbhi pc, [pc], #256 @ d64b0 <__read_chk@plt+0x710dc> @ │ │ │ │ - bne 1f14830 <__read_chk@plt+0x1eaf45c> │ │ │ │ + strbhi pc, [pc], #256 @ d6440 <__read_chk@plt+0x7106c> @ │ │ │ │ + bne 1f147c0 <__read_chk@plt+0x1eaf3ec> │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrbtmi r2, [sl], #-2680 @ 0xfffff588 │ │ │ │ smmls lr, r1, r3, r6 │ │ │ │ - bne 1d14840 <__read_chk@plt+0x1caf46c> │ │ │ │ + bne 1d147d0 <__read_chk@plt+0x1caf3fc> │ │ │ │ stmiavs r0!, {r0, r1, r2, r9, sp}^ │ │ │ │ @ instruction: 0xf1074479 │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, lr, r0, asr #32 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stmiavs r3!, {r8, r9, fp, sp}^ │ │ │ │ ldrcs fp, [r9, -ip, lsl #30] │ │ │ │ - blne ffea0194 <__read_chk@plt+0xffe3adc0> │ │ │ │ - beq 2d28f4 <__read_chk@plt+0x26d520> │ │ │ │ - b aa7e2c <__read_chk@plt+0xa42a58> │ │ │ │ + blne ffea0124 <__read_chk@plt+0xffe3ad50> │ │ │ │ + beq 2d2884 <__read_chk@plt+0x26d4b0> │ │ │ │ + b aa7dbc <__read_chk@plt+0xa429e8> │ │ │ │ svccs 0x00ce77e7 │ │ │ │ svclt 0x00a8463b │ │ │ │ movwls r2, #46030 @ 0xb3ce │ │ │ │ - stcl 7, cr15, [r0], #568 @ 0x238 │ │ │ │ + ldc 7, cr15, [r8, #-568] @ 0xfffffdc8 │ │ │ │ addmi r9, r7, #11264 @ 0x2c00 │ │ │ │ sbchi pc, r6, #128 @ 0x80 │ │ │ │ - bcs d14884 <__read_chk@plt+0xcaf4b0> │ │ │ │ + bcs d14814 <__read_chk@plt+0xcaf440> │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ @ instruction: 0xf8df4640 │ │ │ │ stmib sp, {r2, r3, r5, r9, fp, ip, sp}^ │ │ │ │ andcs sl, r1, #536870912 @ 0x20000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf78e4619 │ │ │ │ - @ instruction: 0xf8dbecd8 │ │ │ │ + @ instruction: 0xf8dbed10 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ eorsle r0, r6, r0, lsl #30 │ │ │ │ cdpcc 6, 1, cr4, cr3, cr0, {2} │ │ │ │ @ instruction: 0xf78eaf11 │ │ │ │ - bne e91844 <__read_chk@plt+0xe2c470> │ │ │ │ + bne e918b4 <__read_chk@plt+0xe2c4e0> │ │ │ │ @ instruction: 0xf78e4638 │ │ │ │ - @ instruction: 0xf8daecbe │ │ │ │ + @ instruction: 0xf8daecf6 │ │ │ │ @ instruction: 0xf1c03028 │ │ │ │ movwls r0, #47822 @ 0xbace │ │ │ │ @ instruction: 0x461845b2 │ │ │ │ ldrtmi fp, [r2], r8, lsr #30 │ │ │ │ - ldc 7, cr15, [r2], #568 @ 0x238 │ │ │ │ + stcl 7, cr15, [sl], #568 @ 0x238 │ │ │ │ addmi r9, r6, #11264 @ 0x2c00 │ │ │ │ sbchi pc, fp, #128 @ 0x80 │ │ │ │ ldmibcs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r3, [r8], -r2, lsl #4 │ │ │ │ ldmibcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8cd2201 │ │ │ │ ldrbtmi sl, [fp], #-4 │ │ │ │ orrcs r9, r0, #0, 6 │ │ │ │ @ instruction: 0xf78e4619 │ │ │ │ - strbmi lr, [r0], -sl, lsr #25 │ │ │ │ - ldc 7, cr15, [sl], {142} @ 0x8e │ │ │ │ + strbmi lr, [r0], -r2, ror #25 │ │ │ │ + ldcl 7, cr15, [r2], {142} @ 0x8e │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ rscseq pc, pc, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0x46404639 │ │ │ │ - stmdb ip!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ @ instruction: 0x464030ff │ │ │ │ - stc 7, cr15, [ip], {142} @ 0x8e │ │ │ │ + stcl 7, cr15, [r4], {142} @ 0x8e │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ rscseq pc, pc, #192, 2 @ 0x30 │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46404479 │ │ │ │ - ldmdb ip, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r4, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmibcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ rsbscs r6, r2, #-637534208 @ 0xda000000 │ │ │ │ stmdavs fp!, {r1, r3, r4, sl, sp, lr} │ │ │ │ @ instruction: 0xf5034640 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ movwcs r2, #640 @ 0x280 │ │ │ │ rscscc pc, pc, r8, lsl #17 │ │ │ │ movwls r6, #6353 @ 0x18d1 │ │ │ │ - bls 31f204 <__read_chk@plt+0x2b9e30> │ │ │ │ + bls 31f194 <__read_chk@plt+0x2b9dc0> │ │ │ │ movwls r4, #8777 @ 0x2249 │ │ │ │ movwls r2, #878 @ 0x36e │ │ │ │ @ instruction: 0xf0092379 │ │ │ │ stmdacc r1!, {r0, r2, r4, fp, ip, sp, lr, pc}^ │ │ │ │ vtst.8 d2, d0, d8 │ │ │ │ ldm pc, {r1, r2, r3, r7, pc}^ @ │ │ │ │ @ instruction: 0x01a3f010 │ │ │ │ @@ -115859,23 +115831,23 @@ │ │ │ │ smlawbeq r5, ip, r0, r0 │ │ │ │ addeq r0, ip, ip, lsl #1 │ │ │ │ ldrshteq r0, [r0], #14 │ │ │ │ stmdbcs r0, {r0, r5, r6, fp, sp, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr14, cr15, {3} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ andhi pc, r6, #64, 6 │ │ │ │ - blcs fd264 <__read_chk@plt+0x97e90> │ │ │ │ + blcs fd1f4 <__read_chk@plt+0x97e20> │ │ │ │ adchi pc, r3, r0, asr #6 │ │ │ │ smlaltbeq pc, r4, r6, r1 @ │ │ │ │ ldrdge pc, [ip], -r4 │ │ │ │ - b 93aa80 <__read_chk@plt+0x8d56ac> │ │ │ │ + b 93aa10 <__read_chk@plt+0x8d563c> │ │ │ │ ldrbmi r7, [r0], -r1, ror #15 │ │ │ │ svclt 0x00a82fce │ │ │ │ @ instruction: 0xf78e27ce │ │ │ │ - @ instruction: 0xf8dfec2e │ │ │ │ + @ instruction: 0xf8dfec66 │ │ │ │ @ instruction: 0xf8df38f0 │ │ │ │ stmdbls fp, {r4, r5, r6, r7, fp, sp} │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ strbtvc lr, [r1], r1, lsr #20 │ │ │ │ @ instruction: 0xf0804286 │ │ │ │ @ instruction: 0xf8df81e1 │ │ │ │ @ instruction: 0xf8df18e0 │ │ │ │ @@ -115909,39 +115881,39 @@ │ │ │ │ stc2 7, cr15, [lr, #1020] @ 0x3fc │ │ │ │ cmnvs r0, r1, lsl #13 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r6!, {r1, r9, pc}^ │ │ │ │ @ instruction: 0xf8dfe630 │ │ │ │ andcs r1, r5, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xf78e4479 │ │ │ │ - andcs lr, r4, #3440640 @ 0x348000 │ │ │ │ + andcs lr, r4, #40960 @ 0xa000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf02d4610 │ │ │ │ @ instruction: 0x2000f8b3 │ │ │ │ @ instruction: 0xf1b9e688 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ - blls 2f6ebc <__read_chk@plt+0x291ae8> │ │ │ │ + blls 2f6e4c <__read_chk@plt+0x291a78> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ @ instruction: 0xf1a6828b │ │ │ │ @ instruction: 0xf8df0744 │ │ │ │ @ instruction: 0xf8dfa848 │ │ │ │ - b aa4858 <__read_chk@plt+0xa3f484> │ │ │ │ + b aa47e8 <__read_chk@plt+0xa3f414> │ │ │ │ @ instruction: 0xf8df77e7 │ │ │ │ @ instruction: 0xf8df0844 │ │ │ │ ldrbtmi r2, [sl], #2116 @ 0x844 │ │ │ │ ldrbtmi r2, [fp], #-4046 @ 0xfffff032 │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ ldrbtmi r4, [sl], #-1144 @ 0xfffffb88 │ │ │ │ @ instruction: 0x46564651 │ │ │ │ @ instruction: 0xf8dfe64e │ │ │ │ ldrbtmi r0, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xf1b93e1b │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df8275 │ │ │ │ - b a807fc <__read_chk@plt+0xa1b428> │ │ │ │ + b a8078c <__read_chk@plt+0xa1b3b8> │ │ │ │ svccs 0x00ce77e6 │ │ │ │ svclt 0x00a844fa │ │ │ │ ldrbmi r2, [r1], -lr, asr #15 │ │ │ │ @ instruction: 0x46524653 │ │ │ │ @ instruction: 0xe6394656 │ │ │ │ stmdacc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r6!, {r0, r5, r6, r9, sp}^ │ │ │ │ @@ -115953,26 +115925,26 @@ │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ mcrcc 3, 2, r8, cr13, cr14, {1} │ │ │ │ ldrdge pc, [ip], -r4 │ │ │ │ movwcs lr, #47565 @ 0xb9cd │ │ │ │ strbvc lr, [r6, r6, lsr #20]! │ │ │ │ svccs 0x00ce4650 │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ - bl fe1145f4 <__read_chk@plt+0xfe0af220> │ │ │ │ + bl fef14584 <__read_chk@plt+0xfeeaf1b0> │ │ │ │ movwcs lr, #47581 @ 0xb9dd │ │ │ │ strbtvc lr, [r6], r6, lsr #20 │ │ │ │ @ instruction: 0xf8dfe756 │ │ │ │ andcs r1, fp, #212, 14 @ 0x3500000 │ │ │ │ ldrbtmi r6, [r9], #-2272 @ 0xfffff720 │ │ │ │ stc2l 1, cr15, [r6, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r1!, {r3, r5, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0x464be5d2 │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ - blls 302070 <__read_chk@plt+0x29cc9c> │ │ │ │ + blls 302000 <__read_chk@plt+0x29cc2c> │ │ │ │ svclt 0x00c82b00 │ │ │ │ andeq pc, r1, pc, rrx │ │ │ │ mrcge 7, 0, APSR_nzcv, cr12, cr15, {1} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdavs sl!, {r3, r4, r9, sl, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r3, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @@ -115988,38 +115960,38 @@ │ │ │ │ ldrbtmi r3, [fp], #-1916 @ 0xfffff884 │ │ │ │ andvs lr, fp, r3, asr #19 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf8df8135 │ │ │ │ ldrbtmi r1, [r9], #-1904 @ 0xfffff890 │ │ │ │ @ instruction: 0x376cf8df │ │ │ │ bicsvs r4, r9, #2063597568 @ 0x7b000000 │ │ │ │ - str r6, [pc, #2145]! @ d70a9 <__read_chk@plt+0x71cd5> │ │ │ │ + str r6, [pc, #2145]! @ d7039 <__read_chk@plt+0x71c65> │ │ │ │ vrecps.f32 q13, q0, │ │ │ │ stmiavs r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf78e4638 │ │ │ │ - @ instruction: 0xf8dfec2c │ │ │ │ + @ instruction: 0xf8dfec64 │ │ │ │ stmdavs fp!, {r3, r4, r6, r8, r9, sl, sp} │ │ │ │ @ instruction: 0xf04fae0e │ │ │ │ ldrbtmi r0, [sl], #-2560 @ 0xfffff600 │ │ │ │ mvnsge pc, #8847360 @ 0x870000 │ │ │ │ @ instruction: 0xf8cd920b │ │ │ │ @ instruction: 0xf5039030 │ │ │ │ stmdbls fp, {r6, r8, r9, ip, lr} │ │ │ │ andcs r2, r0, r0, ror r2 │ │ │ │ andcs r6, r5, #50 @ 0x32 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf1c368db │ │ │ │ @ instruction: 0xf78e0900 │ │ │ │ - @ instruction: 0x4649e912 │ │ │ │ + strbmi lr, [r9], -sl, asr #18 │ │ │ │ vst4.8 {d25-d28}, [pc], r0 │ │ │ │ andcs r6, r0, #128, 6 │ │ │ │ stmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cda602 │ │ │ │ @ instruction: 0xf10ea004 │ │ │ │ - ldrdcc pc, [r1], -sp │ │ │ │ + andcc pc, r1, r5, lsl #31 │ │ │ │ vadd.i8 d2, d0, d5 │ │ │ │ movwge r8, #8383 @ 0x20bf │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ @ instruction: 0xfffffe63 │ │ │ │ @@ -116043,48 +116015,48 @@ │ │ │ │ @ instruction: 0xf8cb682a │ │ │ │ ldmvs r7, {} @ │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalbteq pc, r8, r2, r8 @ │ │ │ │ addsle r2, r5, r0, lsl #30 │ │ │ │ stmdavs sl!, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ - blls 310764 <__read_chk@plt+0x2ab390> │ │ │ │ + blls 3106f4 <__read_chk@plt+0x2ab320> │ │ │ │ movweq pc, #4563 @ 0x11d3 @ │ │ │ │ @ instruction: 0xf0009308 │ │ │ │ @ instruction: 0xf8df80b5 │ │ │ │ ldrbtmi r2, [sl], #-1668 @ 0xfffff97c │ │ │ │ pkhtbcc pc, r0, pc, asr #17 @ │ │ │ │ bicsvs r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf502682a │ │ │ │ ldrb r5, [pc, -r0, asr #4]! │ │ │ │ svcge 0x00716921 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldrtmi r8, [r8], -r8, asr #1 │ │ │ │ rscscc pc, pc, #64, 4 │ │ │ │ - bl feb94790 <__read_chk@plt+0xfeb2f3bc> │ │ │ │ + bl ff994720 <__read_chk@plt+0xff92f34c> │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ @ instruction: 0xf8df33ff │ │ │ │ mcrge 6, 0, r2, cr14, cr12, {2} │ │ │ │ @ instruction: 0xf04f682b │ │ │ │ ldrbtmi r0, [sl], #-2560 @ 0xfffff600 │ │ │ │ eorsls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf503920b │ │ │ │ stmdbls fp, {r6, r8, r9, ip, lr} │ │ │ │ andcs r2, r0, r2, ror r2 │ │ │ │ andcs r6, r5, #50 @ 0x32 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf1c368db │ │ │ │ @ instruction: 0xf78e0900 │ │ │ │ - @ instruction: 0x4649e890 │ │ │ │ + strbmi lr, [r9], -r8, asr #17 │ │ │ │ vst4.8 {d25-d28}, [pc], r0 │ │ │ │ andcs r6, r0, #128, 6 │ │ │ │ stmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8cda602 │ │ │ │ @ instruction: 0xf10ea004 │ │ │ │ - andcc pc, r1, fp, asr pc @ │ │ │ │ + andcc pc, r1, r3, lsl #30 │ │ │ │ stmdale fp!, {r0, r2, fp, sp} │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strmi r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004718 │ │ │ │ @ instruction: 0xfffffd5f │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ @ instruction: 0xfffffd5f │ │ │ │ @@ -116095,50 +116067,50 @@ │ │ │ │ sbcle r2, ip, r0, lsl #20 │ │ │ │ stmdavs fp!, {r4, r7, r8, r9, sl, lr} │ │ │ │ ldmdavs r3!, {r0, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrsbtls pc, [r0], -sp @ │ │ │ │ strle r0, [r9, #-1819] @ 0xfffff8e5 │ │ │ │ tstlt fp, r3, lsr #18 │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xf922f113 │ │ │ │ + @ instruction: 0xf8caf113 │ │ │ │ @ instruction: 0xf12c4638 │ │ │ │ - msrvs CPSR_, r5, ror #24 │ │ │ │ + msrvs CPSR_, sp, lsl #24 │ │ │ │ @ instruction: 0xf502682a │ │ │ │ ldr r5, [pc, -r0, asr #4] │ │ │ │ ldr r6, [r4, fp, lsr #16]! │ │ │ │ @ instruction: 0xf8dd6833 │ │ │ │ @ instruction: 0x071a9030 │ │ │ │ stmiavs r3!, {r2, r4, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ @ instruction: 0xf113000c │ │ │ │ - ldrtmi pc, [r8], -sp, lsl #18 @ │ │ │ │ - mrrc2 1, 2, pc, r0, cr12 @ │ │ │ │ + @ instruction: 0x4638f8b5 │ │ │ │ + blx fff12e66 <__read_chk@plt+0xffeada92> │ │ │ │ strb r6, [r9, r0, ror #1]! │ │ │ │ str r6, [r0, -fp, lsr #16]! │ │ │ │ ldmvs sl, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0x4790af1c │ │ │ │ ldr r6, [r8, -fp, lsr #16] │ │ │ │ strne pc, [r0, #2271] @ 0x8df │ │ │ │ streq pc, [r0, #2271] @ 0x8df │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldrb r4, [r3], #1550 @ 0x60e │ │ │ │ rscshi pc, r4, r0, asr #32 │ │ │ │ @ instruction: 0xf8d43e1b │ │ │ │ - b a7ea88 <__read_chk@plt+0xa196b4> │ │ │ │ + b a7ea18 <__read_chk@plt+0xa19644> │ │ │ │ ldrbmi r7, [r0], -r6, ror #13 │ │ │ │ ldrtmi r2, [r7], -lr, asr #29 │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ - b b948a0 <__read_chk@plt+0xb2f4cc> │ │ │ │ + b 1994830 <__read_chk@plt+0x192f45c> │ │ │ │ ldrbcc pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0x461a447b │ │ │ │ @ instruction: 0xf8dfe600 │ │ │ │ andcs r1, fp, #88, 10 @ 0x16000000 │ │ │ │ ldrbtmi r6, [r9], #-2272 @ 0xfffff720 │ │ │ │ - blx ffd12e9e <__read_chk@plt+0xffcadaca> │ │ │ │ + blx ffd12e2e <__read_chk@plt+0xffcada5a> │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf04fae13 │ │ │ │ stmdavs r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ strbt r6, [r4], #-1835 @ 0xfffff8d5 │ │ │ │ ldrcs pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ ldr r4, [r8, #-1146]! @ 0xfffffb86 │ │ │ │ ldrcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ @@ -116164,41 +116136,41 @@ │ │ │ │ ldrbtmi r0, [lr], #-1 │ │ │ │ @ instruction: 0xf8dfe69b │ │ │ │ ldrbtmi r0, [r8], #-1280 @ 0xfffffb00 │ │ │ │ @ instruction: 0xf8dfe632 │ │ │ │ ldrbtmi r2, [sl], #-1276 @ 0xfffffb04 │ │ │ │ @ instruction: 0xf8dfe533 │ │ │ │ andcs r1, r5, #248, 8 @ 0xf8000000 │ │ │ │ - @ instruction: 0xf78d4479 │ │ │ │ - movwcs lr, #12242 @ 0x2fd2 │ │ │ │ + @ instruction: 0xf78e4479 │ │ │ │ + movwcs lr, #10250 @ 0x280a │ │ │ │ movwls r4, #1610 @ 0x64a │ │ │ │ @ instruction: 0x464b2179 │ │ │ │ - blx 1a92b3c <__read_chk@plt+0x1a2d768> │ │ │ │ + blx 1a92acc <__read_chk@plt+0x1a2d6f8> │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ - blge 1d422d8 <__read_chk@plt+0x1cdcf04> │ │ │ │ - blmi ffe7b744 <__read_chk@plt+0xffe16370> │ │ │ │ + blge 1d42268 <__read_chk@plt+0x1cdce94> │ │ │ │ + blmi ffe7b6d4 <__read_chk@plt+0xffe16300> │ │ │ │ ldrbge pc, [r4], #2271 @ 0x8df @ │ │ │ │ bicls pc, r4, sp, lsl #17 │ │ │ │ @ instruction: 0xf85844fa │ │ │ │ - blge 46ab40 <__read_chk@plt+0x40576c> │ │ │ │ - blls 33b75c <__read_chk@plt+0x2d6388> │ │ │ │ + blge 46aad0 <__read_chk@plt+0x4056fc> │ │ │ │ + blls 33b6ec <__read_chk@plt+0x2d6318> │ │ │ │ @ instruction: 0x46512270 │ │ │ │ andsvs r2, sl, r0 │ │ │ │ stmdavs fp!, {r0, r2, r9, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf78d68de │ │ │ │ - blls 352a0c <__read_chk@plt+0x2ed638> │ │ │ │ + blls 352a7c <__read_chk@plt+0x2ed6a8> │ │ │ │ rsbsmi r2, r6, #0, 4 │ │ │ │ stmib sp, {ip, pc}^ │ │ │ │ ldrtmi r9, [r1], -r2, lsl #6 │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cd9808 │ │ │ │ @ instruction: 0xf10e9004 │ │ │ │ - mcrrne 14, 7, pc, r3, cr7 @ │ │ │ │ + mcrrne 14, 1, pc, r3, cr15 @ │ │ │ │ stmiale r0!, {r0, r2, r8, r9, fp, sp}^ │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ @ instruction: 0xfffffb97 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ @ instruction: 0xfffffb97 │ │ │ │ @@ -116207,52 +116179,52 @@ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ ldmvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ sbcle r2, sl, r0, lsl #22 │ │ │ │ bfi r4, r8, (invalid: 15:8) │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf57f071a │ │ │ │ mcrls 13, 0, sl, cr8, cr4, {5} │ │ │ │ - blcs f4c80 <__read_chk@plt+0x8f8ac> │ │ │ │ - stcge 4, cr15, [pc, #252]! @ d6cb4 <__read_chk@plt+0x718e0> │ │ │ │ + blcs f4c10 <__read_chk@plt+0x8f83c> │ │ │ │ + stcge 4, cr15, [pc, #252]! @ d6c44 <__read_chk@plt+0x71870> │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf956f107 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ movwcs r8, #4472 @ 0x1178 │ │ │ │ @ instruction: 0x461a4631 │ │ │ │ eorscs r9, r3, r0 │ │ │ │ - blx d12db4 <__read_chk@plt+0xcad9e0> │ │ │ │ + blx d12d44 <__read_chk@plt+0xcad970> │ │ │ │ @ instruction: 0xf12c4630 │ │ │ │ - smcvs 4021 @ 0xfb5 │ │ │ │ + msrvs SPSR_irq, sp │ │ │ │ ldc2l 0, cr15, [ip], {168} @ 0xa8 │ │ │ │ @ instruction: 0xf8dfe58b │ │ │ │ @ instruction: 0xf8dfa41c │ │ │ │ @ instruction: 0xf8d4141c │ │ │ │ ldrbtmi r9, [sl], #12 │ │ │ │ and r4, r3, r9, ror r4 │ │ │ │ svcne 0x000cf85a │ │ │ │ cmnlt r9, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0x2004f9ba │ │ │ │ @ instruction: 0xf1074648 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi cb3dc <__read_chk@plt+0x66008> │ │ │ │ + blmi cb36c <__read_chk@plt+0x65f98> │ │ │ │ stmiavs r0!, {r2, r3, r9, sp}^ │ │ │ │ - blx 167e02 <__read_chk@plt+0x102a2e> │ │ │ │ + blx 167d92 <__read_chk@plt+0x1029be> │ │ │ │ ldmvs fp, {r0, r2, r8, r9, ip, sp} │ │ │ │ strdcs fp, [r1, -fp] │ │ │ │ @ instruction: 0xf928f7ff │ │ │ │ stmdacs r0, {r5, r8, sp, lr} │ │ │ │ stclge 4, cr15, [r6, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xf04f4bf8 │ │ │ │ stmdavs r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0x671a447b │ │ │ │ - bllt fe554c34 <__read_chk@plt+0xfe4ef860> │ │ │ │ + bllt fe554bc4 <__read_chk@plt+0xfe4ef7f0> │ │ │ │ ldrbtmi r4, [fp], #-3061 @ 0xfffff40b │ │ │ │ str r4, [ip, #1562]! @ 0x61a │ │ │ │ vmovcc.s16 r4, d27[1] │ │ │ │ - bmi ffe29018 <__read_chk@plt+0xffdc3c44> │ │ │ │ + bmi ffe28fa8 <__read_chk@plt+0xffdc3bd4> │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xe735447a │ │ │ │ ldrbtmi r4, [fp], #-3059 @ 0xfffff40d │ │ │ │ @ instruction: 0xe731461a │ │ │ │ smlattcs r0, r0, r8, r6 │ │ │ │ @ instruction: 0xf908f7ff │ │ │ │ @ instruction: 0x61204aa6 │ │ │ │ @@ -116265,39 +116237,39 @@ │ │ │ │ ldcge 4, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xf04f4be8 │ │ │ │ ldrbtmi r3, [fp], #-767 @ 0xfffffd01 │ │ │ │ @ instruction: 0xf1b9671a │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ stmibmi r5!, {r1, r2, r4, r5, r8, sl, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - svc 0x0008f78d │ │ │ │ + svc 0x0040f78d │ │ │ │ strbmi r2, [sl], -r2, lsl #6 │ │ │ │ cmncs r9, r0, lsl #6 │ │ │ │ @ instruction: 0xf009464b │ │ │ │ ldmdacs r9!, {r0, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldcge 4, cr15, [r3, #-508]! @ 0xfffffe04 │ │ │ │ - blge 1d2982c <__read_chk@plt+0x1cc4458> │ │ │ │ + blge 1d297bc <__read_chk@plt+0x1cc43e8> │ │ │ │ ldrbtmi r9, [sl], #-776 @ 0xfffffcf8 │ │ │ │ andls r6, r9, #2818048 @ 0x2b0000 │ │ │ │ strls sl, [sl], #-2574 @ 0xfffff5f2 │ │ │ │ @ instruction: 0xf88d4614 │ │ │ │ @ instruction: 0xf50391c4 │ │ │ │ stmdbls r9, {r6, r8, r9, ip, lr} │ │ │ │ andcs r2, r0, r0, ror r2 │ │ │ │ andcs r6, r5, #34 @ 0x22 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf1c368db │ │ │ │ @ instruction: 0xf78d0a00 │ │ │ │ - ldrbmi lr, [r1], -r6, ror #29 │ │ │ │ + uadd16mi lr, r1, lr │ │ │ │ vst4.8 {d25-d28}, [pc], r0 │ │ │ │ stmdals r8, {r7, r8, r9, sp, lr} │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ @ instruction: 0xf8cd9402 │ │ │ │ @ instruction: 0xf10e9004 │ │ │ │ - @ instruction: 0x3001fdb1 │ │ │ │ + andcc pc, r1, r9, asr sp @ │ │ │ │ vadd.i8 d2, d0, d5 │ │ │ │ movwge r8, #8332 @ 0x208c │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ @ instruction: 0xfffffa0b │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ @ instruction: 0xfffffa0b │ │ │ │ @@ -116306,248 +116278,248 @@ │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ ldmvs sl, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ sbcle r2, ip, r0, lsl #20 │ │ │ │ stmdavs fp!, {r4, r7, r8, r9, sl, lr} │ │ │ │ stmdavs r3!, {r0, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf57f0719 │ │ │ │ stmdals r8, {r1, r2, r3, r5, r6, r7, sl, fp, sp, pc} │ │ │ │ - blcs f4d4c <__read_chk@plt+0x8f978> │ │ │ │ + blcs f4cdc <__read_chk@plt+0x8f908> │ │ │ │ stclge 4, cr15, [r9], #252 @ 0xfc │ │ │ │ @ instruction: 0xf1072101 │ │ │ │ pkhbtmi pc, r2, r1, lsl #17 @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r7, pc} │ │ │ │ @ instruction: 0xf5039c0a │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ - blge 4e2ce4 <__read_chk@plt+0x47d910> │ │ │ │ + blge 4e2c74 <__read_chk@plt+0x47d8a0> │ │ │ │ movwls r9, #37392 @ 0x9210 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r3, {r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x460380b4 │ │ │ │ svcne 0x0004f852 │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, sp} │ │ │ │ stmdbls r9, {r1, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ movwcc r6, #8202 @ 0x200a │ │ │ │ @ instruction: 0xf1130098 │ │ │ │ - blls 3550c4 <__read_chk@plt+0x2efcf0> │ │ │ │ + blls 354ef4 <__read_chk@plt+0x2efb20> │ │ │ │ andsvs r4, r8, r1, lsl #13 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ mvnlt r3, r0, ror #31 │ │ │ │ strls r4, [sl], #-1705 @ 0xfffff957 │ │ │ │ strmi r9, [r4], -r9, lsl #26 │ │ │ │ @ instruction: 0xf12ce00d │ │ │ │ - @ instruction: 0xf8d9fa89 │ │ │ │ + @ instruction: 0xf8d9fa31 │ │ │ │ movpl r3, r0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3682c │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ - blcs e6d48 <__read_chk@plt+0x81974> │ │ │ │ + blcs e6cd8 <__read_chk@plt+0x81904> │ │ │ │ @ instruction: 0xf853d05b │ │ │ │ - b 1496e78 <__read_chk@plt+0x1431aa4> │ │ │ │ + b 1496e08 <__read_chk@plt+0x1431a34> │ │ │ │ ldrbmi r0, [r3], -sl, lsl #13 │ │ │ │ - beq 153200 <__read_chk@plt+0xede2c> │ │ │ │ + beq 153190 <__read_chk@plt+0xeddbc> │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stcls 6, cr4, [sl], {161} @ 0xa1 │ │ │ │ ldrdge pc, [r0], -sp @ │ │ │ │ ldrbmi r9, [r0], -sl, lsl #6 │ │ │ │ - blx 1c1329c <__read_chk@plt+0x1badec8> │ │ │ │ - blls 37e214 <__read_chk@plt+0x318e40> │ │ │ │ + blx 61322c <__read_chk@plt+0x5ade58> │ │ │ │ + blls 37e1a4 <__read_chk@plt+0x318dd0> │ │ │ │ andeq pc, r6, r9, asr #16 │ │ │ │ stmdavs r9!, {r2, r3, r4, r6, sp} │ │ │ │ movwcs r1, #3162 @ 0xc5a │ │ │ │ eorcc pc, r2, r1, asr #16 │ │ │ │ @ instruction: 0xf0782201 │ │ │ │ strtmi pc, [r8], -fp, lsl #19 │ │ │ │ @ instruction: 0xf95cf0a7 │ │ │ │ @ instruction: 0xf12c4650 │ │ │ │ - stmdavs r6!, {r0, r3, r4, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r6!, {r0, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff6120 │ │ │ │ stmdavs fp!, {r5, r7, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1a6e753 │ │ │ │ @ instruction: 0xf8d40144 │ │ │ │ stmib sp, {r2, r3, sp, pc}^ │ │ │ │ - b 91fa5c <__read_chk@plt+0x8ba688> │ │ │ │ + b 91f9ec <__read_chk@plt+0x8ba618> │ │ │ │ ldrbmi r7, [r0], -r1, ror #15 │ │ │ │ smlabtls fp, lr, pc, r2 @ │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ - stmda r0, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda r8!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib sp, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blcs db670 <__read_chk@plt+0x7629c> │ │ │ │ + blcs db600 <__read_chk@plt+0x7622c> │ │ │ │ @ instruction: 0xf73f9b0d │ │ │ │ mcrcc 12, 2, sl, cr13, cr3, {0} │ │ │ │ ldmdbmi r8!, {r3, r4, r5, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ @ instruction: 0xf1a6bb30 │ │ │ │ @ instruction: 0xf8df0729 │ │ │ │ - b abf5c0 <__read_chk@plt+0xa5a1ec> │ │ │ │ + b abf550 <__read_chk@plt+0xa5a17c> │ │ │ │ ldrbtmi r7, [sl], #2023 @ 0x7e7 │ │ │ │ ldrbmi r2, [r1], -lr, asr #31 │ │ │ │ strbcs fp, [lr, r8, lsr #31] │ │ │ │ @ instruction: 0xf7ff4656 │ │ │ │ ldmdami r1!, {r0, r6, r7, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0a84478 │ │ │ │ stmdavs fp!, {r0, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ addsvs r6, pc, lr, lsl r0 @ │ │ │ │ @ instruction: 0x46a1e4b8 │ │ │ │ stcls 6, cr3, [sl], {4} │ │ │ │ sbfx r4, r3, #12, #10 │ │ │ │ andcs r4, r5, #1753088 @ 0x1ac000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 0, cr15, cr10, cr13, {4} │ │ │ │ + cdp 7, 4, cr15, cr2, cr13, {4} │ │ │ │ @ instruction: 0xf78e4682 │ │ │ │ - stmdavs r0, {r1, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ stc2 1, cr15, [r0], #28 │ │ │ │ ldrbmi r2, [r3], -r2, lsl #4 │ │ │ │ ldrmi r9, [r1], -r0 │ │ │ │ @ instruction: 0xf0eb2005 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi r2!, {r0, r1, r2, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78d4479 │ │ │ │ - @ instruction: 0x4606edf6 │ │ │ │ - stmia r4!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strmi lr, [r6], -lr, lsr #28 │ │ │ │ + ldmdb ip, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1076800 │ │ │ │ andcs pc, r2, #35584 @ 0x8b00 │ │ │ │ ldrtmi r9, [r3], -r0 │ │ │ │ ldrmi r2, [r1], -r5 │ │ │ │ @ instruction: 0xf9def0eb │ │ │ │ ldrbmi lr, [r3], -fp, lsr #12 │ │ │ │ @ instruction: 0xf78de751 │ │ │ │ - svclt 0x0000ed6c │ │ │ │ - eorseq r8, r4, lr, asr r5 │ │ │ │ - eorseq r8, r4, sl, asr #10 │ │ │ │ + svclt 0x0000eda4 │ │ │ │ + eorseq r8, r4, lr, asr #11 │ │ │ │ + ldrhteq r8, [r4], -sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq sp, [r6], -sl │ │ │ │ - eorseq sp, r6, r4, asr #9 │ │ │ │ + eorseq sp, r6, sl, asr #10 │ │ │ │ + eorseq sp, r6, r4, lsr r5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, r8, lr, lsr #27 │ │ │ │ - mlaseq r6, r0, r4, sp │ │ │ │ - eoreq r5, sp, lr, asr r5 │ │ │ │ - @ instruction: 0x00188bb6 │ │ │ │ - andseq r8, r8, r4, lsr #23 │ │ │ │ - andseq r8, r8, r6, asr #23 │ │ │ │ - andseq r8, r8, lr, ror #23 │ │ │ │ - eorseq r8, r4, r0, asr r4 │ │ │ │ - andseq pc, fp, r8, lsr r8 @ │ │ │ │ - ldrhteq sp, [r6], -r0 │ │ │ │ - andseq r8, r8, r4, asr #22 │ │ │ │ - @ instruction: 0x00188abc │ │ │ │ - eorseq sp, r6, r6, ror r3 │ │ │ │ - mulseq r8, r4, r8 │ │ │ │ - andseq r0, sp, r8, asr #15 │ │ │ │ - andseq r8, r8, r8, ror #23 │ │ │ │ - andseq r0, sp, ip, ror #14 │ │ │ │ - andseq r8, r8, r6, lsr #23 │ │ │ │ - andseq r3, r7, r4, lsr #14 │ │ │ │ - eorseq sp, r6, r0, ror r2 │ │ │ │ - andseq r8, r8, r2, ror fp │ │ │ │ - andseq r8, r8, r0, lsr r9 │ │ │ │ - andseq r8, r8, r6, asr #18 │ │ │ │ - andseq r2, r9, r2, asr pc │ │ │ │ - @ instruction: 0x00188fd0 │ │ │ │ - andseq r8, r8, r2, asr #18 │ │ │ │ - mlaseq r6, r6, r1, sp │ │ │ │ - andseq r8, r8, lr, ror #18 │ │ │ │ - eorseq sp, r6, r8, asr r1 │ │ │ │ - andseq r8, r8, r0, lsr #18 │ │ │ │ - strdeq r5, [sp], -lr @ │ │ │ │ + andseq r8, r8, r2, asr #25 │ │ │ │ + eorseq sp, r6, r0, lsl #10 │ │ │ │ + eoreq r5, sp, r2, ror #8 │ │ │ │ + andseq r8, r8, sl, asr #21 │ │ │ │ + @ instruction: 0x00188ab8 │ │ │ │ + @ instruction: 0x00188ada │ │ │ │ + andseq r8, r8, r2, lsl #22 │ │ │ │ + eorseq r8, r4, r0, asr #9 │ │ │ │ + andseq pc, fp, ip, asr #14 │ │ │ │ + eorseq sp, r6, r0, lsr #8 │ │ │ │ + andseq r8, r8, r8, asr sl │ │ │ │ + @ instruction: 0x001889d0 │ │ │ │ + eorseq sp, r6, r6, ror #7 │ │ │ │ + andseq r8, r8, r8, lsr #15 │ │ │ │ + @ instruction: 0x001d06dc │ │ │ │ + @ instruction: 0x00188afc │ │ │ │ + andseq r0, sp, r0, lsl #13 │ │ │ │ + @ instruction: 0x00188aba │ │ │ │ + andseq r3, r7, ip, ror #12 │ │ │ │ + eorseq sp, r6, r0, ror #5 │ │ │ │ + andseq r8, r8, r6, lsl #21 │ │ │ │ + andseq r8, r8, r4, asr #16 │ │ │ │ + andseq r8, r8, sl, asr r8 │ │ │ │ + andseq r2, r9, r6, ror #28 │ │ │ │ + andseq r8, r8, r4, ror #29 │ │ │ │ andseq r8, r8, r6, asr r8 │ │ │ │ - andseq r8, r8, ip, lsr r8 │ │ │ │ - andseq r8, r8, r6, ror #16 │ │ │ │ - andseq r8, r8, r6, lsr r8 │ │ │ │ - ldrdeq r5, [sp], -r0 @ │ │ │ │ - eorseq sp, r6, r8, lsr #1 │ │ │ │ - andseq r8, r8, r6, asr r8 │ │ │ │ - andseq r8, r8, ip, lsl r8 │ │ │ │ - andseq r8, r8, sl, asr #16 │ │ │ │ - @ instruction: 0x001887b0 │ │ │ │ - eorseq sp, r6, r6 │ │ │ │ - andseq r8, r8, r6, lsr r7 │ │ │ │ - ldrshteq ip, [r6], -r0 │ │ │ │ - @ instruction: 0x001888fe │ │ │ │ - andseq r8, r8, lr, lsr r6 │ │ │ │ - ldrshteq ip, [r6], -r8 │ │ │ │ - andseq r8, r8, r2, lsl #16 │ │ │ │ - mulseq r9, r4, fp │ │ │ │ - andseq r8, r8, r2, lsl ip │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - mulseq r8, lr, r5 │ │ │ │ - eoreq r4, sp, ip, lsr #29 │ │ │ │ - andseq r8, r8, r0, ror #9 │ │ │ │ - @ instruction: 0x001884d8 │ │ │ │ - andseq r8, r8, r6, lsr r5 │ │ │ │ - @ instruction: 0x001884d8 │ │ │ │ - @ instruction: 0x001884fa │ │ │ │ - eoreq r4, sp, r0, ror lr │ │ │ │ - @ instruction: 0x001884f6 │ │ │ │ - mulseq r8, r6, r4 │ │ │ │ - eoreq r4, sp, r6, asr #28 │ │ │ │ - mulseq r8, ip, r5 │ │ │ │ - andseq r8, r8, r8, lsr #11 │ │ │ │ - eorseq r7, r4, lr, ror #6 │ │ │ │ - andseq r8, r8, ip, ror #2 │ │ │ │ - eorseq r7, r4, ip, asr #6 │ │ │ │ - eorseq ip, r6, r0, lsl #24 │ │ │ │ - eoreq r4, sp, r6, lsl #26 │ │ │ │ - andseq r8, r8, r4, lsr #7 │ │ │ │ - andseq r8, r8, lr, lsr r3 │ │ │ │ - andseq r8, r8, r8, ror #6 │ │ │ │ - eoreq r4, sp, lr, ror #25 │ │ │ │ - eorseq ip, r6, sl, lsr #23 │ │ │ │ - @ instruction: 0x001883b2 │ │ │ │ - andseq r8, r8, r2, asr #7 │ │ │ │ - andseq r8, r8, ip, lsr #2 │ │ │ │ - ldrdeq r4, [sp], -lr @ │ │ │ │ - @ instruction: 0x001765d0 │ │ │ │ - @ instruction: 0x001881f6 │ │ │ │ - andseq r8, r8, r8, lsr #4 │ │ │ │ + eorseq sp, r6, r6, lsl #4 │ │ │ │ + andseq r8, r8, r2, lsl #17 │ │ │ │ + eorseq sp, r6, r8, asr #3 │ │ │ │ + andseq r8, r8, r4, lsr r8 │ │ │ │ + eoreq r5, sp, r2, lsl #2 │ │ │ │ + andseq r8, r8, sl, ror #14 │ │ │ │ + andseq r8, r8, r0, asr r7 │ │ │ │ + andseq r8, r8, sl, ror r7 │ │ │ │ + andseq r8, r8, sl, asr #14 │ │ │ │ + ldrdeq r5, [sp], -r4 @ │ │ │ │ + eorseq sp, r6, r8, lsl r1 │ │ │ │ + andseq r8, r8, sl, ror #14 │ │ │ │ + andseq r8, r8, r0, lsr r7 │ │ │ │ + andseq r8, r8, lr, asr r7 │ │ │ │ + andseq r8, r8, r4, asr #13 │ │ │ │ + eorseq sp, r6, r6, ror r0 │ │ │ │ + andseq r8, r8, sl, asr #12 │ │ │ │ + eorseq sp, r6, r0, rrx │ │ │ │ + andseq r8, r8, r2, lsl r8 │ │ │ │ + andseq r8, r8, r2, asr r5 │ │ │ │ + eorseq ip, r6, r8, ror #30 │ │ │ │ + andseq r8, r8, r6, lsl r7 │ │ │ │ + andseq r2, r9, r8, lsr #21 │ │ │ │ + andseq r8, r8, r6, lsr #22 │ │ │ │ + ldrdeq r4, [sp], -r8 @ │ │ │ │ + @ instruction: 0x001884b2 │ │ │ │ + strhteq r4, [sp], -r0 │ │ │ │ + @ instruction: 0x001883f4 │ │ │ │ + andseq r8, r8, ip, ror #7 │ │ │ │ + andseq r8, r8, sl, asr #8 │ │ │ │ + andseq r8, r8, ip, ror #7 │ │ │ │ + andseq r8, r8, lr, lsl #8 │ │ │ │ + eoreq r4, sp, r4, ror sp │ │ │ │ + andseq r8, r8, sl, lsl #8 │ │ │ │ + andseq r8, r8, sl, lsr #7 │ │ │ │ + eoreq r4, sp, sl, asr #26 │ │ │ │ + @ instruction: 0x001884b0 │ │ │ │ + @ instruction: 0x001884bc │ │ │ │ + ldrsbteq r7, [r4], -lr │ │ │ │ + andseq r8, r8, r0, lsl #1 │ │ │ │ + ldrhteq r7, [r4], -ip │ │ │ │ + eorseq ip, r6, r0, ror ip │ │ │ │ + eoreq r4, sp, sl, lsl #24 │ │ │ │ + @ instruction: 0x001882b8 │ │ │ │ + andseq r8, r8, r2, asr r2 │ │ │ │ + andseq r8, r8, ip, ror r2 │ │ │ │ + strdeq r4, [sp], -r2 @ │ │ │ │ + eorseq ip, r6, sl, lsl ip │ │ │ │ + andseq r8, r8, r6, asr #5 │ │ │ │ + @ instruction: 0x001882d6 │ │ │ │ + andseq r8, r8, r0, asr #32 │ │ │ │ + eoreq r4, sp, r2, ror #19 │ │ │ │ + andseq r6, r7, r8, lsl r5 │ │ │ │ + andseq r8, r8, sl, lsl #2 │ │ │ │ + andseq r8, r8, ip, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec2e24c <__read_chk@plt+0xfebc8e78> │ │ │ │ + bl fec2e1dc <__read_chk@plt+0xfebc8e08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stclmi 15, cr0, [r4, #-960] @ 0xfffffc40 │ │ │ │ stmdavs r3, {r2, r9, sl, lr}^ │ │ │ │ - blcs 268250 <__read_chk@plt+0x202e7c> │ │ │ │ + blcs 2681e0 <__read_chk@plt+0x202e0c> │ │ │ │ ldm pc, {r0, r1, r5, r6, fp, ip, lr, pc}^ @ │ │ │ │ strteq pc, [r1], #-3 │ │ │ │ subsvs r1, fp, #226492416 @ 0xd800000 │ │ │ │ - blmi 10970c8 <__read_chk@plt+0x1031cf4> │ │ │ │ + blmi 1097058 <__read_chk@plt+0x1031c84> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ stmdbvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ stmdavs r2, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ cmple r8, r0, lsl #20 │ │ │ │ ldmib r4, {sp}^ │ │ │ │ andcs r1, sl, #201326592 @ 0xc000000 │ │ │ │ @ instruction: 0xf86ef7f9 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ - blcs f13a0 <__read_chk@plt+0x8bfcc> │ │ │ │ + blcs f1330 <__read_chk@plt+0x8bf5c> │ │ │ │ @ instruction: 0xf7ffd0fa │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fd155 │ │ │ │ ldclt 0, cr3, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ - blcs f13b4 <__read_chk@plt+0x8bfe0> │ │ │ │ + blcs f1344 <__read_chk@plt+0x8bf70> │ │ │ │ @ instruction: 0xf7ffd0f0 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmib r4, {r0, r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf7fe1003 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi b8b5ec <__read_chk@plt+0xb26218> │ │ │ │ + blmi b8b57c <__read_chk@plt+0xb261a8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdacc r0, {r3, r4, fp, sp, lr} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ mcrrne 9, 1, pc, r3, cr11 @ │ │ │ │ stmdacs r1, {r0, r1, r6, ip, lr, pc} │ │ │ │ andcc sp, r2, pc, lsr r0 │ │ │ │ eorscs fp, sl, #8, 30 │ │ │ │ - blmi 94b858 <__read_chk@plt+0x8e6484> │ │ │ │ + blmi 94b7e8 <__read_chk@plt+0x8e6414> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrdeq pc, [r0], #131 @ 0x83 │ │ │ │ stmdbvs r3, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r1, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavs r5, {r0, r4, r6, r8, ip, sp, pc}^ │ │ │ │ eorne pc, r5, r1, asr r8 @ │ │ │ │ @ instruction: 0xdd052900 │ │ │ │ @@ -116558,212 +116530,212 @@ │ │ │ │ stc2l 7, cr15, [r0], #-996 @ 0xfffffc1c │ │ │ │ ldr r2, [sl, r0]! │ │ │ │ movwcs lr, #22992 @ 0x59d0 │ │ │ │ ldrdeq lr, [r3, -r0] │ │ │ │ mulcs r0, r8, r7 │ │ │ │ ldmdami r1, {r0, r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7aa4478 │ │ │ │ - andcs pc, r0, fp, lsr ip @ │ │ │ │ + andcs pc, r0, r9, lsr ip @ │ │ │ │ stmdavs r1, {r0, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ eorcs pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0xdda12a00 │ │ │ │ addmi r6, sl, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf853bfd8 │ │ │ │ ldcle 0, cr0, [ip, #136] @ 0x88 │ │ │ │ stmiavs r1!, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fe6960 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strhcs sp, [r1], -r3 │ │ │ │ andcs fp, sl, #56, 26 @ 0xe00 │ │ │ │ andscs lr, sl, #50593792 @ 0x3040000 │ │ │ │ svclt 0x0000e7bf │ │ │ │ - eorseq r7, r4, ip, lsr #16 │ │ │ │ + mlaseq r4, ip, r8, r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, r8, r8, asr r0 │ │ │ │ + andseq r7, r8, ip, ror #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2e378 <__read_chk@plt+0xfebc8fa4> │ │ │ │ + bl fec2e308 <__read_chk@plt+0xfebc8f34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], {240} @ 0xf0 │ │ │ │ stmdbmi sp, {r1, r2, r9, sl, lr} │ │ │ │ ldrbtmi r2, [ip], #-1280 @ 0xfffffb00 │ │ │ │ and r4, r3, r9, ror r4 │ │ │ │ svcne 0x000cf854 │ │ │ │ cmnlt r9, r1, lsl #10 │ │ │ │ @ instruction: 0x2004f9b4 │ │ │ │ @ instruction: 0xf1074630 │ │ │ │ stmdacs r0, {r0, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ - blmi 28b974 <__read_chk@plt+0x2265a0> │ │ │ │ + blmi 28b904 <__read_chk@plt+0x226530> │ │ │ │ ldrbtmi r2, [fp], #-524 @ 0xfffffdf4 │ │ │ │ movwcc pc, #23298 @ 0x5b02 @ │ │ │ │ ldcllt 8, cr6, [r0, #-608]! @ 0xfffffda0 │ │ │ │ ldcllt 6, cr4, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - ldrsbteq r6, [r4], -r6 │ │ │ │ - @ instruction: 0x00187bd4 │ │ │ │ - ldrhteq r6, [r4], -r6 │ │ │ │ + eorseq r6, r4, r6, asr #28 │ │ │ │ + andseq r7, r8, r8, ror #21 │ │ │ │ + eorseq r6, r4, r6, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2e3c8 <__read_chk@plt+0xfebc8ff4> │ │ │ │ + bl fec2e358 <__read_chk@plt+0xfebc8f84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 79b170 <__read_chk@plt+0x735d9c> │ │ │ │ - blmi 7a89e4 <__read_chk@plt+0x743610> │ │ │ │ + bmi 79b100 <__read_chk@plt+0x735d2c> │ │ │ │ + blmi 7a8974 <__read_chk@plt+0x7435a0> │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ ldcmi 6, cr4, [sl, #-32] @ 0xffffffe0 │ │ │ │ ldrbtmi r5, [sp], #-2259 @ 0xfffff72d │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf9b0f0fd │ │ │ │ - @ instruction: 0xf86af12c │ │ │ │ + @ instruction: 0xf812f12c │ │ │ │ strmi r6, [r1], -r3, lsr #16 │ │ │ │ @ instruction: 0xb12b9000 │ │ │ │ ldmibvs fp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldreq pc, [ip], #-258 @ 0xfffffefe │ │ │ │ @ instruction: 0x46204b10 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - ldc2 1, cr15, [r0, #-208]! @ 0xffffff30 │ │ │ │ + ldc2l 1, cr15, [r8], {52} @ 0x34 │ │ │ │ @ instruction: 0xf1124668 │ │ │ │ - bmi 3d6654 <__read_chk@plt+0x371280> │ │ │ │ + bmi 3d6484 <__read_chk@plt+0x3710b0> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r1, lsl #2 │ │ │ │ @ instruction: 0xf78dbd30 │ │ │ │ - svclt 0x0000ebc2 │ │ │ │ - eorseq r7, r4, lr, lsr #13 │ │ │ │ + svclt 0x0000ebfa │ │ │ │ + eorseq r7, r4, lr, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r4, r6, lsr #13 │ │ │ │ + eorseq r7, r4, r6, lsl r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r4, r2, ror #12 │ │ │ │ + ldrsbteq r7, [r4], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ ldrcs pc, [r0], #2271 @ 0x8df │ │ │ │ @ instruction: 0xf8dfb09d │ │ │ │ strcs r3, [r0], #-1168 @ 0xfffffb70 │ │ │ │ @ instruction: 0x460f447a │ │ │ │ strmi r9, [r0], r9, lsl #8 │ │ │ │ strmi lr, [sp], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8df940f │ │ │ │ ldmpl r3, {r7, sl, sp, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ - @ instruction: 0xf1230300 │ │ │ │ - andls pc, r8, r9, lsl r8 @ │ │ │ │ - @ instruction: 0xf83af123 │ │ │ │ + @ instruction: 0xf1220300 │ │ │ │ + andls pc, r8, r1, asr #31 │ │ │ │ + @ instruction: 0xffe2f122 │ │ │ │ andcs r4, r6, #5242880 @ 0x500000 │ │ │ │ strtmi r9, [r1], -r9 │ │ │ │ ldrmi r8, [r0], -r4 │ │ │ │ ldc2 0, cr15, [r0], {235} @ 0xeb │ │ │ │ stmdacs r0, {r3, r5, r6, r8, r9, sp, lr} │ │ │ │ cmnphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r7, r8, lsl #2 │ │ │ │ - @ instruction: 0xf808f12c │ │ │ │ + @ instruction: 0xffb0f12b │ │ │ │ @ instruction: 0x4680213f │ │ │ │ @ instruction: 0xf78e900b │ │ │ │ - @ instruction: 0x4605e81c │ │ │ │ + @ instruction: 0x4605e854 │ │ │ │ rsble r2, r2, r0, lsl #16 │ │ │ │ - blmi 1552dc <__read_chk@plt+0xeff08> │ │ │ │ + blmi 15526c <__read_chk@plt+0xefe98> │ │ │ │ stmdavc r3, {r0, r1, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df81a1 │ │ │ │ @ instruction: 0xf856342c │ │ │ │ @ instruction: 0xf8dfa003 │ │ │ │ @ instruction: 0xf04f8428 │ │ │ │ @ instruction: 0xf8df0b00 │ │ │ │ @ instruction: 0xf8df9424 │ │ │ │ ldrbtmi r3, [r8], #1060 @ 0x424 │ │ │ │ ldrbtmi r4, [fp], #-1273 @ 0xfffffb07 │ │ │ │ strcc lr, [r6, -sp, asr #19] │ │ │ │ @ instruction: 0x21264647 │ │ │ │ - @ instruction: 0xf78d4628 │ │ │ │ - @ instruction: 0x4604effc │ │ │ │ + @ instruction: 0xf78e4628 │ │ │ │ + @ instruction: 0x4604e834 │ │ │ │ movwcs fp, #272 @ 0x110 │ │ │ │ - blcc 155318 <__read_chk@plt+0xeff44> │ │ │ │ + blcc 1552a8 <__read_chk@plt+0xefed4> │ │ │ │ @ instruction: 0x4628213d │ │ │ │ - svc 0x00f2f78d │ │ │ │ + stmda sl!, {r1, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4606b158 │ │ │ │ strbmi r2, [r9], -r0, lsl #6 │ │ │ │ @ instruction: 0xf8064628 │ │ │ │ @ instruction: 0xf1063b01 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, r0, r0, asr #32 │ │ │ │ @ instruction: 0x46284635 │ │ │ │ @ instruction: 0xf90ef0fd │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf8d84605 │ │ │ │ orrlt r2, sl, #28 │ │ │ │ @ instruction: 0xf78d4610 │ │ │ │ - @ instruction: 0x4606edbe │ │ │ │ + @ instruction: 0x4606edf6 │ │ │ │ @ instruction: 0xf78d4628 │ │ │ │ - ldmdane r1!, {r1, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdane r1!, {r1, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1083102 │ │ │ │ @ instruction: 0xf113001c │ │ │ │ - @ instruction: 0x4628fab7 │ │ │ │ - ldc 7, cr15, [r0, #564]! @ 0x234 │ │ │ │ + @ instruction: 0x4628fa5f │ │ │ │ + stcl 7, cr15, [r8, #564]! @ 0x234 │ │ │ │ vstmiane r1, {d9-d12} │ │ │ │ ldmibvs r8, {r0, r9, sp}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strvc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf78d4430 │ │ │ │ - @ instruction: 0x4628edb2 │ │ │ │ - stc 7, cr15, [r2, #564]! @ 0x234 │ │ │ │ + strtmi lr, [r8], -sl, ror #27 │ │ │ │ + ldcl 7, cr15, [sl, #564] @ 0x234 │ │ │ │ andcs r9, r0, #8, 22 @ 0x2000 │ │ │ │ ldrtmi r6, [r3], #-2523 @ 0xfffff625 │ │ │ │ subsvc r4, sl, r3, lsl #8 │ │ │ │ @ instruction: 0x4625b194 │ │ │ │ @ instruction: 0xf898e7b5 │ │ │ │ - blcs e3390 <__read_chk@plt+0x7dfbc> │ │ │ │ + blcs e3320 <__read_chk@plt+0x7df4c> │ │ │ │ cmnphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8564bda │ │ │ │ @ instruction: 0xf04fa003 │ │ │ │ and r0, r6, r0, lsl #22 │ │ │ │ - @ instruction: 0xff90f12b │ │ │ │ + @ instruction: 0xff38f12b │ │ │ │ andseq pc, ip, r8, asr #17 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ stmdage fp, {r0, r1, r2, r8, r9, sl, fp, ip, pc} │ │ │ │ - mcrr2 1, 1, pc, r2, cr2 @ │ │ │ │ + blx ffb9378e <__read_chk@plt+0xffb2e3ba> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdmi pc, [r8, #-131] @ 0xffffff7d │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - stcge 1, cr8, [pc, #-232] @ d72e0 <__read_chk@plt+0x71f0c> │ │ │ │ - bvs fe9bc408 <__read_chk@plt+0xfe957034> │ │ │ │ + stcge 1, cr8, [pc, #-232] @ d7270 <__read_chk@plt+0x71e9c> │ │ │ │ + bvs fe9bc398 <__read_chk@plt+0xfe956fc4> │ │ │ │ movwls r2, #516 @ 0x204 │ │ │ │ - blmi ff49f7e0 <__read_chk@plt+0xff43a40c> │ │ │ │ + blmi ff49f770 <__read_chk@plt+0xff43a39c> │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xff5ef0ea │ │ │ │ strtmi r9, [r0], -pc, lsl #24 │ │ │ │ @ instruction: 0xf0db9c08 │ │ │ │ msrvs CPSR_, #2277376 @ 0x22c000 │ │ │ │ svceq 0x0000f1bb │ │ │ │ sbcshi pc, r8, r0, asr #32 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, fp, ip, pc} │ │ │ │ - bvs 11cb4cc <__read_chk@plt+0x11660f8> │ │ │ │ + bvs 11cb45c <__read_chk@plt+0x1166088> │ │ │ │ eorsle r2, r2, r0, lsl #22 │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbmi sl, [fp], -lr, lsl #28 │ │ │ │ @ instruction: 0x4659465a │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ strls r2, [r1], -r1, lsl #8 │ │ │ │ @ instruction: 0xf07d940c │ │ │ │ ldcge 14, cr15, [r4], {85} @ 0x55 │ │ │ │ orrlt r9, r8, r4, lsl r0 │ │ │ │ cmplt fp, r3, lsl #16 │ │ │ │ strmi r9, [r1], -r9, lsl #22 │ │ │ │ stmibvs r3, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ - blls 3e9290 <__read_chk@plt+0x383ebc> │ │ │ │ + blls 3e9220 <__read_chk@plt+0x383e4c> │ │ │ │ tstle r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf78d9814 │ │ │ │ - strmi lr, [r3], r2, asr #26 │ │ │ │ + @ instruction: 0x4683ed7a │ │ │ │ @ instruction: 0x4620ac14 │ │ │ │ - blx fff9388e <__read_chk@plt+0xfff2e4ba> │ │ │ │ + blx fe99381e <__read_chk@plt+0xfe92e44a> │ │ │ │ ands r9, r2, pc, lsl #16 │ │ │ │ strtmi r9, [r8], -r6, lsl #18 │ │ │ │ cdp2 1, 4, cr15, cr8, cr6, {0} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdals r8, {r0, r3, r4, r7, pc} │ │ │ │ eorcc r4, r0, r1, lsr r6 │ │ │ │ mrc2 7, 5, pc, cr0, cr15, {7} │ │ │ │ @@ -116772,68 +116744,68 @@ │ │ │ │ movwcs sl, #7188 @ 0x1c14 │ │ │ │ movwcs r9, #780 @ 0x30c │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ stmib sp, {r9, ip, pc}^ │ │ │ │ andcs r6, r2, #65536 @ 0x10000 │ │ │ │ mcr2 0, 1, pc, cr2, cr13, {3} @ │ │ │ │ cmnlt r8, sl │ │ │ │ - blcs 17e0b8 <__read_chk@plt+0x118ce4> │ │ │ │ - bls 487090 <__read_chk@plt+0x421cbc> │ │ │ │ + blcs 17e048 <__read_chk@plt+0x118c74> │ │ │ │ + bls 487020 <__read_chk@plt+0x421c4c> │ │ │ │ ldrbmi r6, [fp], #-2131 @ 0xfffff7ad │ │ │ │ stmdavc r3, {r0, r1, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdage sl, {r0, r1, r2, r4, r5, r7, pc} │ │ │ │ - blx ff4138ea <__read_chk@plt+0xff3ae516> │ │ │ │ + blx 1e1387a <__read_chk@plt+0x1dae4a6> │ │ │ │ tstls r4, #0, 6 │ │ │ │ movwcc lr, #6596 @ 0x19c4 │ │ │ │ movwcc lr, #14788 @ 0x39c4 │ │ │ │ movwcc lr, #22980 @ 0x59c4 │ │ │ │ @ instruction: 0xf89d9908 │ │ │ │ - bls 4a35f8 <__read_chk@plt+0x43e224> │ │ │ │ + bls 4a3588 <__read_chk@plt+0x43e1b4> │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ subscc pc, r0, sp, lsl #17 │ │ │ │ - blcs f1bf0 <__read_chk@plt+0x8c81c> │ │ │ │ + blcs f1b80 <__read_chk@plt+0x8c7ac> │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ @ instruction: 0xf04f6380 │ │ │ │ tstls r9, #0, 6 │ │ │ │ subsle r2, r1, r0, lsl #20 │ │ │ │ - blcs f1b24 <__read_chk@plt+0x8c750> │ │ │ │ + blcs f1ab4 <__read_chk@plt+0x8c6e0> │ │ │ │ svccs 0x0000d04e │ │ │ │ @ instruction: 0x4639d052 │ │ │ │ andcs sl, r0, #9, 30 @ 0x24 │ │ │ │ @ instruction: 0xf0224638 │ │ │ │ - blls 456cb0 <__read_chk@plt+0x3f18dc> │ │ │ │ + blls 456c40 <__read_chk@plt+0x3f186c> │ │ │ │ movwls r4, #1593 @ 0x639 │ │ │ │ movwcs lr, #59869 @ 0xe9dd │ │ │ │ andcs r9, r0, #536870912 @ 0x20000000 │ │ │ │ andcs lr, r3, #3358720 @ 0x334000 │ │ │ │ andls r2, r5, #536870912 @ 0x20000000 │ │ │ │ strls r4, [r1], #-2692 @ 0xfffff57c │ │ │ │ ldrbtmi r2, [sl], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf0249808 │ │ │ │ @ instruction: 0xf8dafb9b │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ - blls 2df8f4 <__read_chk@plt+0x27a520> │ │ │ │ + blls 2df884 <__read_chk@plt+0x27a4b0> │ │ │ │ stmdage r8, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf9eef123 │ │ │ │ + @ instruction: 0xf996f123 │ │ │ │ tstlt r3, r9, lsl #22 │ │ │ │ @ instruction: 0xf0e6a809 │ │ │ │ - blls 45654c <__read_chk@plt+0x3f1178> │ │ │ │ + blls 4564dc <__read_chk@plt+0x3f1108> │ │ │ │ stmdage sp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 201398a <__read_chk@plt+0x1fae5b6> │ │ │ │ + blx a1391a <__read_chk@plt+0x9ae546> │ │ │ │ @ instruction: 0xf0d94630 │ │ │ │ @ instruction: 0x4628fed3 │ │ │ │ - blx 151388e <__read_chk@plt+0x14ae4ba> │ │ │ │ + blx 151381e <__read_chk@plt+0x14ae44a> │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf5032200 │ │ │ │ @ instruction: 0xf8c35340 │ │ │ │ - bmi 1c9fa7c <__read_chk@plt+0x1c3a6a8> │ │ │ │ + bmi 1c9fa0c <__read_chk@plt+0x1c3a638> │ │ │ │ ldrbtmi r4, [sl], #-2918 @ 0xfffff49a │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r0, r0, asr #32 │ │ │ │ andslt r4, sp, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -116846,20 +116818,20 @@ │ │ │ │ stmiblt r0!, {r0, r1, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r9, [r1], -r8, lsl #16 │ │ │ │ @ instruction: 0xf7ff3024 │ │ │ │ usat pc, #17, r1, lsl #28 @ │ │ │ │ cdpge 3, 0, cr2, cr14, cr1, {0} │ │ │ │ movwls sl, #52244 @ 0xcc14 │ │ │ │ ldmdbmi sp, {r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ - stcge 2, cr2, [pc, #-20] @ d759c <__read_chk@plt+0x721c8> │ │ │ │ + stcge 2, cr2, [pc, #-20] @ d752c <__read_chk@plt+0x72158> │ │ │ │ @ instruction: 0xf78d4479 │ │ │ │ - andcs lr, r4, #124, 20 @ 0x7c000 │ │ │ │ + andcs lr, r4, #180, 20 @ 0xb4000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf02c2005 │ │ │ │ - blmi 14d5b38 <__read_chk@plt+0x1470764> │ │ │ │ + blmi 14d5ac8 <__read_chk@plt+0x14706f4> │ │ │ │ andge pc, r3, r6, asr r8 @ │ │ │ │ cdpge 4, 0, cr2, cr14, cr0, {0} │ │ │ │ ldmdbmi r5, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stc2 1, cr15, [r4, #24] │ │ │ │ ldmdbmi r3, {r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @@ -116874,50 +116846,50 @@ │ │ │ │ @ instruction: 0xf02c447b │ │ │ │ @ instruction: 0xe6bdf93b │ │ │ │ strmi r9, [r1], -r9, lsl #22 │ │ │ │ stmibvs r3, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xe7424798 │ │ │ │ @ instruction: 0xf1039b08 │ │ │ │ @ instruction: 0xf0fc0420 │ │ │ │ - blmi f1747c <__read_chk@plt+0xeb20a8> │ │ │ │ + blmi f1740c <__read_chk@plt+0xeb2038> │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ andge pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blx 913b0a <__read_chk@plt+0x8ae736> │ │ │ │ + blx ff313a98 <__read_chk@plt+0xff2ae6c4> │ │ │ │ ldmdbge r0, {r0, r1, r2, r3, r6, r9, sl, sp, lr, pc} │ │ │ │ addvc pc, r0, pc, asr #8 │ │ │ │ - blx 1213982 <__read_chk@plt+0x11ae5ae> │ │ │ │ + blx 1213912 <__read_chk@plt+0x11ae53e> │ │ │ │ teqle r2, r0, lsl #16 │ │ │ │ - stcge 12, cr9, [pc, #-60] @ d7610 <__read_chk@plt+0x7223c> │ │ │ │ + stcge 12, cr9, [pc, #-60] @ d75a0 <__read_chk@plt+0x721cc> │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ ldrt sl, [sl], r6, asr #29 │ │ │ │ @ instruction: 0x46284937 │ │ │ │ @ instruction: 0xf1064479 │ │ │ │ stmdacs r0, {r0, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr0, cr15, {3} │ │ │ │ @ instruction: 0xf10b4630 │ │ │ │ @ instruction: 0xf0fc0b01 │ │ │ │ - blls 35742c <__read_chk@plt+0x2f2058> │ │ │ │ - blvs 16e8e78 <__read_chk@plt+0x1683aa4> │ │ │ │ + blls 3573bc <__read_chk@plt+0x2f1fe8> │ │ │ │ + blvs 16e8e08 <__read_chk@plt+0x1683a34> │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ stmdbmi pc!, {r0, r3, r8, r9, fp, ip, pc} @ │ │ │ │ ldrbtmi r6, [r9], #-2904 @ 0xfffff4a8 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ - blls 311080 <__read_chk@plt+0x2abcac> │ │ │ │ + blls 311010 <__read_chk@plt+0x2abc3c> │ │ │ │ @ instruction: 0xf1034640 │ │ │ │ @ instruction: 0xf0fc0420 │ │ │ │ - blmi 7d7408 <__read_chk@plt+0x772034> │ │ │ │ + blmi 7d7398 <__read_chk@plt+0x771fc4> │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ andge pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blx ffa93b7c <__read_chk@plt+0xffa2e7a8> │ │ │ │ + blx fe493b0c <__read_chk@plt+0xfe42e738> │ │ │ │ @ instruction: 0x4623e675 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf0d7ad0f │ │ │ │ strtmi pc, [r9], -r5, lsr #24 │ │ │ │ vst4.8 {d25-d28}, [pc] │ │ │ │ @@ -116927,94 +116899,94 @@ │ │ │ │ @ instruction: 0xff96f0d0 │ │ │ │ andls r4, pc, r4, lsl #12 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ @ instruction: 0xe672ae7e │ │ │ │ movwls r4, #63509 @ 0xf815 │ │ │ │ @ instruction: 0xf0a84478 │ │ │ │ @ instruction: 0xe76bf9df │ │ │ │ - stmdb r4!, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r7, r4, r8, lsl r6 │ │ │ │ + ldmib ip, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r7, r4, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r4, r4, lsl #12 │ │ │ │ + eorseq r7, r4, r4, ror r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0018e2fa │ │ │ │ - strhteq sl, [r0], -r0 │ │ │ │ - eoreq r8, fp, lr, lsr sp │ │ │ │ - andseq r6, r7, r6, lsr #3 │ │ │ │ - @ instruction: 0x00187cde │ │ │ │ - eorseq r7, r4, r6, lsr #6 │ │ │ │ - mulseq sl, r8, r2 │ │ │ │ - andseq r7, r8, r8, asr #24 │ │ │ │ - andseq r7, r8, r6, asr #23 │ │ │ │ - andseq r4, lr, r2, asr #23 │ │ │ │ - @ instruction: 0x00187bd0 │ │ │ │ - mulseq r8, ip, fp │ │ │ │ - mlaeq ip, r4, r9, lr │ │ │ │ - eoreq r2, sp, r2, asr r7 │ │ │ │ - andseq r5, r7, ip, asr sp │ │ │ │ + andseq lr, r8, lr, lsl #4 │ │ │ │ + eoreq sl, r0, r4, asr #15 │ │ │ │ + eoreq r8, fp, r2, asr ip │ │ │ │ + andseq r6, r7, lr, ror #1 │ │ │ │ + @ instruction: 0x00187bf2 │ │ │ │ + mlaseq r4, r6, r3, r7 │ │ │ │ + andseq pc, sl, ip, lsr #3 │ │ │ │ + andseq r7, r8, ip, asr fp │ │ │ │ + @ instruction: 0x00187ada │ │ │ │ + @ instruction: 0x001e4ad6 │ │ │ │ + andseq r7, r8, r4, ror #21 │ │ │ │ + @ instruction: 0x00187ab0 │ │ │ │ + mlaeq ip, r8, r8, lr │ │ │ │ + eoreq r2, sp, r6, asr r6 │ │ │ │ + andseq r5, r7, r4, lsr #25 │ │ │ │ @ instruction: 0xf7ff2100 │ │ │ │ svclt 0x0000bd85 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldrbeq pc, [r0, -ip, asr #17] @ │ │ │ │ ldrmi r4, [r4], -r0, asr #27 │ │ │ │ @ instruction: 0xf6ad4ac0 │ │ │ │ ldrbtmi r0, [sp], #-3468 @ 0xfffff274 │ │ │ │ rscshi pc, ip, #14614528 @ 0xdf0000 │ │ │ │ - beq 1537bc <__read_chk@plt+0xee3e8> │ │ │ │ + beq 15374c <__read_chk@plt+0xee378> │ │ │ │ @ instruction: 0xf8dd44f8 │ │ │ │ stmiapl sl!, {r4, r5, r7, fp, ip, pc} │ │ │ │ @ instruction: 0xf8cd6812 │ │ │ │ @ instruction: 0xf04f2884 │ │ │ │ tstle r2, r0, lsl #4 │ │ │ │ - beq 1538c0 <__read_chk@plt+0xee4ec> │ │ │ │ - blmi fee6a268 <__read_chk@plt+0xfee04e94> │ │ │ │ + beq 153850 <__read_chk@plt+0xee47c> │ │ │ │ + blmi fee6a1f8 <__read_chk@plt+0xfee04e24> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl #17 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf60d4650 │ │ │ │ pop {r2, r3, r7, r8, sl, fp} │ │ │ │ ssub8mi r8, pc, r0 @ │ │ │ │ @ instruction: 0x46054bb0 │ │ │ │ strmi sl, [lr], -sl, lsl #16 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldmdavs fp, {r2, r8, r9, ip, pc} │ │ │ │ ldrsbtlt pc, [ip], r3 @ │ │ │ │ - blx 993aa2 <__read_chk@plt+0x92e6ce> │ │ │ │ + blx 993a32 <__read_chk@plt+0x92e65e> │ │ │ │ andcs r4, r0, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf10d4658 │ │ │ │ strtmi r0, [r9], -r0, lsr #22 │ │ │ │ @ instruction: 0xf0ba9200 │ │ │ │ @ instruction: 0xf8cbfec3 │ │ │ │ stmdacs r0, {} @ │ │ │ │ stmdavc r3, {r1, r4, r6, r7, ip, lr, pc} │ │ │ │ ldmdblt fp, {r9, sp} │ │ │ │ @ instruction: 0xf1124658 │ │ │ │ - strb pc, [sp, r9, lsr #20] @ │ │ │ │ + @ instruction: 0xe7cdf9d1 │ │ │ │ add pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldrmi sl, [sl], r1, lsr #22 │ │ │ │ ldrbtmi r4, [lr], #1692 @ 0x69c │ │ │ │ stmcs r3, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ andge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq pc, lr, r8 @ │ │ │ │ andeq lr, r7, ip, lsr #17 │ │ │ │ @ instruction: 0xf10d4650 │ │ │ │ @ instruction: 0xf88c0a1c │ │ │ │ @ instruction: 0xf78d3000 │ │ │ │ - blls 1d2564 <__read_chk@plt+0x16d190> │ │ │ │ + blls 1d25d4 <__read_chk@plt+0x16d200> │ │ │ │ @ instruction: 0xf8ca4403 │ │ │ │ cdpcs 0, 0, cr3, cr0, cr0, {0} │ │ │ │ adcshi pc, r2, r0 │ │ │ │ @ instruction: 0xf0994630 │ │ │ │ - blmi fe557814 <__read_chk@plt+0xfe4f2440> │ │ │ │ + blmi fe5577a4 <__read_chk@plt+0xfe4f23d0> │ │ │ │ andls r2, r5, r4, lsl #4 │ │ │ │ @ instruction: 0xf8586042 │ │ │ │ @ instruction: 0xf10d3003 │ │ │ │ orrvs r0, r3, r4, asr #16 │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, ip, pc} │ │ │ │ ldrdcc lr, [pc, -r2]! │ │ │ │ smlabtcc r3, r0, r9, lr │ │ │ │ @@ -117028,47 +117000,47 @@ │ │ │ │ @ instruction: 0xf8ca1c43 │ │ │ │ mvnscs r3, #0 │ │ │ │ subcs r7, r2, #3 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf8ca1c59 │ │ │ │ andsvc r1, sl, r0 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - bne ff1be494 <__read_chk@plt+0xff1590c0> │ │ │ │ + bne ff1be424 <__read_chk@plt+0xff159050> │ │ │ │ @ instruction: 0xf5b33302 │ │ │ │ andle r6, sp, #0, 30 │ │ │ │ @ instruction: 0xf8ca1c43 │ │ │ │ mvnscs r3, #0 │ │ │ │ subscs r7, sl, #3 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf8ca1c59 │ │ │ │ andsvc r1, sl, r0 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ andcc r9, r1, r5, lsl #22 │ │ │ │ andcs r9, r1, #49152 @ 0xc000 │ │ │ │ - bne 1131924 <__read_chk@plt+0x10cc550> │ │ │ │ + bne 11318b4 <__read_chk@plt+0x10cc4e0> │ │ │ │ @ instruction: 0xf5c19301 │ │ │ │ - blmi 1c6fcc0 <__read_chk@plt+0x1c0a8ec> │ │ │ │ + blmi 1c6fc50 <__read_chk@plt+0x1c0a87c> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl 215700 <__read_chk@plt+0x1b032c> │ │ │ │ + bl 1015690 <__read_chk@plt+0xfb02bc> │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ movwcs r9, #2307 @ 0x903 │ │ │ │ andls r1, r4, #80, 24 @ 0x5000 │ │ │ │ ldrbcc pc, [pc, r1, lsl #17]! @ │ │ │ │ - b ffc95714 <__read_chk@plt+0xffc30340> │ │ │ │ - blls 1be0f4 <__read_chk@plt+0x158d20> │ │ │ │ + bl a956a4 <__read_chk@plt+0xa302d0> │ │ │ │ + blls 1be084 <__read_chk@plt+0x158cb0> │ │ │ │ andsvc r4, r0, r5, ror #18 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ mulgt r0, r2, r8 │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ @ instruction: 0xf8ca4462 │ │ │ │ - bne ff55f900 <__read_chk@plt+0xff4fa52c> │ │ │ │ + bne ff55f890 <__read_chk@plt+0xff4fa4bc> │ │ │ │ andvs pc, r0, #813694976 @ 0x30800000 │ │ │ │ - blx 1813d30 <__read_chk@plt+0x17ae95c> │ │ │ │ + blx 1813cc0 <__read_chk@plt+0x17ae8ec> │ │ │ │ @ instruction: 0xf8da9903 │ │ │ │ movwcs r2, #0 │ │ │ │ ldrbcc pc, [pc, r1, lsl #17]! @ │ │ │ │ movwcc r1, #10835 @ 0x2a53 │ │ │ │ svcvs 0x0000f5b3 │ │ │ │ mrrcne 2, 0, sp, r3, cr11 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ @@ -117076,42 +117048,42 @@ │ │ │ │ @ instruction: 0xf8da2261 │ │ │ │ mrrcne 0, 0, r3, r9, cr0 │ │ │ │ andne pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0x462a701a │ │ │ │ strbmi r2, [r0], -r0, asr #2 │ │ │ │ @ instruction: 0xf98af0b9 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ - bne ff5be554 <__read_chk@plt+0xff559180> │ │ │ │ + bne ff5be4e4 <__read_chk@plt+0xff559110> │ │ │ │ stmdavs r9!, {r3, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf5b018c8 │ │ │ │ andsle r6, r5, #0, 30 │ │ │ │ @ instruction: 0xdd132900 │ │ │ │ cmppeq r3, sp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf811460b │ │ │ │ @ instruction: 0xf1020f01 │ │ │ │ @ instruction: 0xf8ca0c01 │ │ │ │ andsvc ip, r0, r0 │ │ │ │ - bl fe9a4578 <__read_chk@plt+0xfe93f1a4> │ │ │ │ + bl fe9a4508 <__read_chk@plt+0xfe93f134> │ │ │ │ stmdavs r8!, {r3, r8, r9} │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ - stclle 2, cr4, [pc], #608 @ d7bdc <__read_chk@plt+0x72808> │ │ │ │ - bne ff5be58c <__read_chk@plt+0xff5591b8> │ │ │ │ + stclle 2, cr4, [pc], #608 @ d7b6c <__read_chk@plt+0x72798> │ │ │ │ + bne ff5be51c <__read_chk@plt+0xff559148> │ │ │ │ svcvs 0x0000f5b3 │ │ │ │ movwcs fp, #3900 @ 0xf3c │ │ │ │ and r7, r6, r3, lsl r0 │ │ │ │ @ instruction: 0xf5c0493c │ │ │ │ ldrbmi r6, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf10a4479 │ │ │ │ vldmdbmi sl!, {s30-s48} │ │ │ │ - bls 1a92c4 <__read_chk@plt+0x143ef0> │ │ │ │ + bls 1a9254 <__read_chk@plt+0x143e80> │ │ │ │ ldrbtmi r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8824628 │ │ │ │ @ instruction: 0xf08037ff │ │ │ │ stmiblt r8!, {r0, r2, fp, ip, sp, lr, pc} │ │ │ │ - beq 113af0 <__read_chk@plt+0xae71c> │ │ │ │ + beq 113a80 <__read_chk@plt+0xae6ac> │ │ │ │ ldcne 7, cr14, [r9], {20} │ │ │ │ svcvs 0x0000f5b1 │ │ │ │ mrrcne 2, 14, sp, r3, cr0 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0x701323ff │ │ │ │ @ instruction: 0xf8da2262 │ │ │ │ mrrcne 0, 0, r3, r9, cr0 │ │ │ │ @@ -117121,50 +117093,50 @@ │ │ │ │ ldrtmi r9, [r3], -r3, lsl #16 │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ stc2l 0, cr15, [r0, #504] @ 0x1f8 │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ @ instruction: 0xffe0f07f │ │ │ │ - beq 1140bc <__read_chk@plt+0xaece8> │ │ │ │ + beq 11404c <__read_chk@plt+0xaec78> │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ strbt r0, [sp], r1, lsl #20 │ │ │ │ cmpcs r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf0b94640 │ │ │ │ ldmdblt r0, {r0, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8dae720 │ │ │ │ - blls 197a1c <__read_chk@plt+0x132648> │ │ │ │ - bne ff1b1ac8 <__read_chk@plt+0xff14c6f4> │ │ │ │ + blls 1979ac <__read_chk@plt+0x1325d8> │ │ │ │ + bne ff1b1a58 <__read_chk@plt+0xff14c684> │ │ │ │ @ instruction: 0xf5b11899 │ │ │ │ @ instruction: 0xf4bf6f00 │ │ │ │ - bcs 1036e8 <__read_chk@plt+0x9e314> │ │ │ │ + bcs 103678 <__read_chk@plt+0x9e2a4> │ │ │ │ svcge 0x002cf77f │ │ │ │ subeq pc, r3, #1073741827 @ 0x40000003 │ │ │ │ @ instruction: 0xf8124613 │ │ │ │ @ instruction: 0xf1001f01 │ │ │ │ @ instruction: 0xf8ca0c01 │ │ │ │ andvc ip, r1, r0 │ │ │ │ - bl fe9a4650 <__read_chk@plt+0xfe93f27c> │ │ │ │ + bl fe9a45e0 <__read_chk@plt+0xfe93f20c> │ │ │ │ stmdavs r9!, {r3, r8, r9} │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - stclle 2, cr4, [pc], #612 @ d7cb8 <__read_chk@plt+0x728e4> │ │ │ │ + stclle 2, cr4, [pc], #612 @ d7c48 <__read_chk@plt+0x72874> │ │ │ │ @ instruction: 0xf78ce716 │ │ │ │ - svclt 0x0000efb2 │ │ │ │ - eorseq r7, r4, r2, lsr #2 │ │ │ │ + svclt 0x0000efea │ │ │ │ + mlaseq r4, r2, r1, r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r4, r8, lsl r1 │ │ │ │ - ldrshteq r7, [r4], -ip │ │ │ │ + eorseq r7, r4, r8, lsl #3 │ │ │ │ + eorseq r7, r4, ip, ror #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r7, r8, r6, lsr #20 │ │ │ │ + andseq r7, r8, sl, lsr r9 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eoreq fp, ip, r0, lsl #1 │ │ │ │ - andseq r7, r8, lr, asr #18 │ │ │ │ - andseq r7, r8, r4, lsr #17 │ │ │ │ - eoreq r2, sp, lr, lsr #8 │ │ │ │ + eoreq sl, ip, r4, lsl #31 │ │ │ │ + andseq r7, r8, r2, ror #16 │ │ │ │ + @ instruction: 0x001877b8 │ │ │ │ + eoreq r2, sp, r2, lsr r3 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, lr, r4, lsl #25 │ │ │ │ ldrbtmi r4, [ip], #-2692 @ 0xfffff57c │ │ │ │ vstrmi d4, [r5, #528] @ 0x210 │ │ │ │ @@ -117178,57 +117150,57 @@ │ │ │ │ mcrrpl 5, 0, pc, r0, cr14 @ │ │ │ │ @ instruction: 0xf8dc682f │ │ │ │ @ instruction: 0xf8972280 │ │ │ │ ldmdavs r3, {r0, r2, r7, pc} │ │ │ │ smlabtne r6, sp, r9, lr │ │ │ │ ldmvs r1, {r3, r8, ip, pc} │ │ │ │ ldmvs r1, {r0, r1, r3, r4, r6, r9, fp, ip}^ │ │ │ │ - blcs de44c <__read_chk@plt+0x79078> │ │ │ │ + blcs de3dc <__read_chk@plt+0x79008> │ │ │ │ stmiane r0, {r3, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ addmi r6, r3, #2801664 @ 0x2ac000 │ │ │ │ strmi fp, [r3], -r8, lsr #31 │ │ │ │ svceq 0x0002f018 │ │ │ │ mulle r4, r9, r6 │ │ │ │ ldrhtcc pc, [r8], #140 @ 0x8c @ │ │ │ │ mvnvc pc, #50331648 @ 0x3000000 │ │ │ │ ldmdbvs fp!, {r0, r1, r3, r5, r7, r8, fp, ip, sp, pc}^ │ │ │ │ cmple sl, r0, lsl #24 │ │ │ │ - blcs 1e9428 <__read_chk@plt+0x184054> │ │ │ │ + blcs 1e93b8 <__read_chk@plt+0x183fe4> │ │ │ │ @ instruction: 0xf034d077 │ │ │ │ - bmi 1c17a44 <__read_chk@plt+0x1bb2670> │ │ │ │ + bmi 1c179d4 <__read_chk@plt+0x1bb2600> │ │ │ │ ldrbtmi r4, [sl], #-2919 @ 0xfffff499 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r1, r0, asr #32 │ │ │ │ pop {r1, r2, r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf8de87f0 │ │ │ │ - blcs e3e30 <__read_chk@plt+0x7ea5c> │ │ │ │ + blcs e3dc0 <__read_chk@plt+0x7e9ec> │ │ │ │ ldmdbvs r9, {r0, r1, r2, r3, r5, ip, lr, pc} │ │ │ │ ldmdavs r8, {r0, r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ ldmdavs sl, {r3, r4, r6, r8, r9, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r0, asr r8 @ │ │ │ │ vstmdble r6!, {s4-s3} │ │ │ │ addsmi r6, sl, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf851dc23 │ │ │ │ @ instruction: 0xf1b88022 │ │ │ │ ldcle 15, cr0, [lr, #-0] │ │ │ │ ldrsbtcc pc, [ip], lr @ │ │ │ │ - bvs fe7c42c8 <__read_chk@plt+0xfe75eef4> │ │ │ │ + bvs fe7c4258 <__read_chk@plt+0xfe75ee84> │ │ │ │ tstle r8, #281018368 @ 0x10c00000 │ │ │ │ - ldc2l 1, cr15, [r4], #-136 @ 0xffffff78 │ │ │ │ + ldc2 1, cr15, [ip], {34} @ 0x22 │ │ │ │ andls r6, r8, r3, lsr r8 │ │ │ │ stmib r0, {r0, r9, sl, lr}^ │ │ │ │ - bge 339b70 <__read_chk@plt+0x2d479c> │ │ │ │ + bge 339b00 <__read_chk@plt+0x2d472c> │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ strcs sl, [r0, -r6, lsl #22] │ │ │ │ @ instruction: 0xf0af9709 │ │ │ │ @ instruction: 0x4607fa95 │ │ │ │ @ instruction: 0xf126a808 │ │ │ │ - svccs 0x0000fd6b │ │ │ │ + svccs 0x0000fd13 │ │ │ │ svcls 0x0007d13a │ │ │ │ teqle fp, r0, lsl #30 │ │ │ │ @ instruction: 0xf8d7682f │ │ │ │ @ instruction: 0xf1b88018 │ │ │ │ adcsle r0, r0, r0, lsl #30 │ │ │ │ andseq pc, r8, r7, lsl #2 │ │ │ │ @ instruction: 0xf1063401 │ │ │ │ @@ -117256,95 +117228,95 @@ │ │ │ │ @ instruction: 0xf034e789 │ │ │ │ str pc, [r6, r7, asr #31] │ │ │ │ svccs 0x00009f06 │ │ │ │ smladxls r7, pc, r0, sp @ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8b35340 │ │ │ │ vst4. {d3-d6}, [r3 :256], r8 │ │ │ │ - blcs fe0f4b98 <__read_chk@plt+0xfe08f7c4> │ │ │ │ + blcs fe0f4b28 <__read_chk@plt+0xfe08f754> │ │ │ │ @ instruction: 0xf8ddd01f │ │ │ │ stmdavs pc!, {r2, r3, r4, sp, pc} @ │ │ │ │ @ instruction: 0x8018f8d7 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf1b8d0b5 │ │ │ │ andsle r0, r2, r0, lsl #30 │ │ │ │ ldrbmi r4, [r0], -r1, asr #12 │ │ │ │ - stmib lr!, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b a959fc <__read_chk@plt+0xa30628> │ │ │ │ @ instruction: 0xd1af2800 │ │ │ │ tstpeq ip, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andeq pc, ip, sl, lsl #2 │ │ │ │ - stmib r6!, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 895a0c <__read_chk@plt+0x830638> │ │ │ │ @ instruction: 0xd1a72800 │ │ │ │ @ instruction: 0xf106a807 │ │ │ │ stmdavs pc!, {r0, r1, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ strcc lr, [r1], #-1875 @ 0xfffff8ad │ │ │ │ @ instruction: 0xf10de7a8 │ │ │ │ ldrtmi r0, [r9], -r8, lsr #16 │ │ │ │ strbmi r2, [r0], -fp, lsl #4 │ │ │ │ - b 995a9c <__read_chk@plt+0x9306c8> │ │ │ │ + b 1795a2c <__read_chk@plt+0x1730658> │ │ │ │ tstpeq ip, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r2, [r8], -fp, lsl #4 │ │ │ │ - b 815aa8 <__read_chk@plt+0x7b06d4> │ │ │ │ + b 1615a38 <__read_chk@plt+0x15b0664> │ │ │ │ @ instruction: 0xa01cf8dd │ │ │ │ andcs r4, fp, #68157440 @ 0x4100000 │ │ │ │ andeq pc, ip, sl, lsl #2 │ │ │ │ - b 615ab8 <__read_chk@plt+0x5b06e4> │ │ │ │ + b 1415a48 <__read_chk@plt+0x13b0674> │ │ │ │ ldmdavs r3!, {r0, r1, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - blne f15fe4 <__read_chk@plt+0xeb0c10> │ │ │ │ - bleq 415fe8 <__read_chk@plt+0x3b0c14> │ │ │ │ - blx 1a940ba <__read_chk@plt+0x1a2ece6> │ │ │ │ + blne f15f74 <__read_chk@plt+0xeb0ba0> │ │ │ │ + bleq 415f78 <__read_chk@plt+0x3b0ba4> │ │ │ │ + blx 1a9404a <__read_chk@plt+0x1a2ec76> │ │ │ │ andls r4, r7, r7, lsl #12 │ │ │ │ @ instruction: 0xf78ce772 │ │ │ │ - svclt 0x0000ee8a │ │ │ │ - eorseq r6, r4, r6, ror #27 │ │ │ │ + svclt 0x0000eec2 │ │ │ │ + eorseq r6, r4, r6, asr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r4, r0, ror #27 │ │ │ │ + eorseq r6, r4, r0, asr lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r5, sl, sl, asr pc │ │ │ │ - eorseq r6, r4, r2, ror sp │ │ │ │ + eorseq r5, sl, sl, asr #31 │ │ │ │ + eorseq r6, r4, r2, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec2eecc <__read_chk@plt+0xfebc9af8> │ │ │ │ + bl fec2ee5c <__read_chk@plt+0xfebc9a88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdacs r1, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdacs r3, {r0, r1, r4, ip, lr, pc} │ │ │ │ - blmi 50bcec <__read_chk@plt+0x4a6918> │ │ │ │ + blmi 50bc7c <__read_chk@plt+0x4a68a8> │ │ │ │ ldmvs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ ldrbtmi r4, [sp], #-3342 @ 0xfffff2f2 │ │ │ │ stccs 8, cr6, [r0], {172} @ 0xac │ │ │ │ - blvs a0c0d0 <__read_chk@plt+0x9a6cfc> │ │ │ │ + blvs a0c060 <__read_chk@plt+0x9a6c8c> │ │ │ │ andeq pc, r8, r5, lsl #2 │ │ │ │ - @ instruction: 0xffa0f111 │ │ │ │ + @ instruction: 0xff48f111 │ │ │ │ strtmi r6, [r0], -ip, lsr #1 │ │ │ │ eorscs fp, r4, r8, lsr sp │ │ │ │ - @ instruction: 0xf912f112 │ │ │ │ + @ instruction: 0xf8baf112 │ │ │ │ tstcs r0, r4, lsr r2 │ │ │ │ @ instruction: 0xf78c4604 │ │ │ │ - blmi 252b68 <__read_chk@plt+0x1ed794> │ │ │ │ + blmi 252bd8 <__read_chk@plt+0x1ed804> │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0x6322689a │ │ │ │ ldclt 0, cr6, [r8, #-624]! @ 0xfffffd90 │ │ │ │ - eorseq r5, sl, r4, lsr sp │ │ │ │ - eorseq r5, sl, sl, lsr #26 │ │ │ │ - ldrshteq r5, [sl], -lr │ │ │ │ + eorseq r5, sl, r4, lsr #27 │ │ │ │ + mlaseq sl, sl, sp, r5 │ │ │ │ + eorseq r5, sl, lr, ror #26 │ │ │ │ @ instruction: 0xf8df4b0a │ │ │ │ ldrbtmi ip, [fp], #-44 @ 0xffffffd4 │ │ │ │ cmpvs r1, r0, lsl r0 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmib r3, {r7, r9, ip, sp}^ │ │ │ │ stmib r2, {r1, r8, r9, ip}^ │ │ │ │ strmi r0, [fp], #-265 @ 0xfffffef7 │ │ │ │ @ instruction: 0x477062d3 │ │ │ │ - eorseq r6, r4, r6, asr fp │ │ │ │ + eorseq r6, r4, r6, asr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ ldrbtmi r4, [fp], #-2850 @ 0xfffff4de │ │ │ │ stmibvs lr!, {r0, r2, r3, r4, r7, fp, sp, lr}^ │ │ │ │ @@ -117355,215 +117327,215 @@ │ │ │ │ andhi pc, r2, r3, asr #16 │ │ │ │ ldcle 2, cr4, [r0, #-664] @ 0xfffffd68 │ │ │ │ adceq r6, r2, fp, ror #16 │ │ │ │ ldmne r8, {r0, r3, r4, r5, r6, fp, sp, lr} │ │ │ │ mvnsle r2, r2, lsl #18 │ │ │ │ eorne pc, r4, r3, asr r8 @ │ │ │ │ rscsle r2, r0, r0, lsl #18 │ │ │ │ - @ instruction: 0xff4af111 │ │ │ │ + mrc2 1, 7, pc, cr2, cr1, {0} │ │ │ │ strcc r6, [r1], #-2542 @ 0xfffff612 │ │ │ │ adcmi r6, r6, #3080192 @ 0x2f0000 │ │ │ │ ldmdavs fp!, {r1, r2, r3, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ andle r2, lr, r2, lsl #22 │ │ │ │ tstlt r3, fp, ror #16 │ │ │ │ @ instruction: 0xf1111d28 │ │ │ │ - stmdbvs fp!, {r0, r2, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbvs fp!, {r0, r2, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf105b12b │ │ │ │ ldmfd sp!, {r4} │ │ │ │ @ instruction: 0xf11141f0 │ │ │ │ - pop {r0, r2, r4, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ + pop {r0, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ stmiavs r8!, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ rscle r2, sp, r0, lsl #16 │ │ │ │ - ldm sl, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2, {r0, r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r6, #2216 @ 0x8a8 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r7, sp, lr} │ │ │ │ @ instruction: 0xf108d0e6 │ │ │ │ @ instruction: 0xf105fa3d │ │ │ │ @ instruction: 0xf1110008 │ │ │ │ - ldrb pc, [pc, r3, lsr #30] @ │ │ │ │ + ldrb pc, [pc, fp, asr #29] @ │ │ │ │ ldrb r6, [sl, pc, lsr #16] │ │ │ │ - eorseq r5, sl, r2, lsr #25 │ │ │ │ + eorseq r5, sl, r2, lsl sp │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r5, asr #18 │ │ │ │ stmdacs r0, {r0, r2, r6, r9, fp, lr} │ │ │ │ - blmi 1228ffc <__read_chk@plt+0x11c3c28> │ │ │ │ + blmi 1228f8c <__read_chk@plt+0x11c3bb8> │ │ │ │ ldrbtmi r4, [fp], #-3141 @ 0xfffff3bb │ │ │ │ ldrbtmi r5, [ip], #-2186 @ 0xfffff776 │ │ │ │ ldmdavs r2, {r0, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ ldclle 2, cr0, [r0, #-0] │ │ │ │ - blcs f1fdc <__read_chk@plt+0x8cc08> │ │ │ │ - blmi 110bfb4 <__read_chk@plt+0x10a6be0> │ │ │ │ + blcs f1f6c <__read_chk@plt+0x8cb98> │ │ │ │ + blmi 110bf44 <__read_chk@plt+0x10a6b70> │ │ │ │ stmiapl r7!, {r1, r3, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ ldclle 2, cr4, [r5, #-588] @ 0xfffffdb4 │ │ │ │ strcs r0, [r0], #-198 @ 0xffffff3a │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stmiavs fp!, {r0, r1, r3, r5, sp, lr, pc}^ │ │ │ │ tstcs r8, r1, lsl #4 │ │ │ │ @ instruction: 0xf78c4640 │ │ │ │ - stmdacs r1, {r1, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r1, {r1, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ stmdavs fp!, {r1, r3, r5, r8, ip, lr, pc} │ │ │ │ stmdbls r1, {r9, sp} │ │ │ │ @ instruction: 0xf78c6818 │ │ │ │ - stmdacs r0, {r3, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r5, r8, fp, sp, lr, pc} │ │ │ │ stmdavs fp!, {r1, r5, r8, r9, fp, ip, lr, pc}^ │ │ │ │ eoreq pc, r4, r3, asr r8 @ │ │ │ │ stmdbls r2, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stmdavs fp!, {r0, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs sl, {r0, r8, ip, sp} │ │ │ │ - svc 0x00bef78c │ │ │ │ + svc 0x00f6f78c │ │ │ │ stmdbls r2, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x3608683b │ │ │ │ @ instruction: 0xf503692a │ │ │ │ - bvs ffaecb98 <__read_chk@plt+0xffa877c4> │ │ │ │ + bvs ffaecb28 <__read_chk@plt+0xffa87754> │ │ │ │ andsne pc, r4, r2, lsr #16 │ │ │ │ @ instruction: 0xf8d33401 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ adcmi r1, r3, #110592 @ 0x1b000 │ │ │ │ stmiavs r8!, {r2, r5, r8, sl, fp, ip, lr, pc}^ │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ - stmia r4, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ble ff3e1eb8 <__read_chk@plt+0xff37cae4> │ │ │ │ - bvs ffb71fa8 <__read_chk@plt+0xffb0cbd4> │ │ │ │ + ldm ip!, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ble ff3e1e48 <__read_chk@plt+0xff37ca74> │ │ │ │ + bvs ffb71f38 <__read_chk@plt+0xffb0cb64> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bne fe7b1f34 <__read_chk@plt+0xfe74cb60> │ │ │ │ - ble 5a893c <__read_chk@plt+0x543568> │ │ │ │ + bne fe7b1ec4 <__read_chk@plt+0xfe74caf0> │ │ │ │ + ble 5a88cc <__read_chk@plt+0x5434f8> │ │ │ │ stmdavs fp!, {r8, sp}^ │ │ │ │ eorcc pc, r4, r3, asr r8 @ │ │ │ │ andsvc fp, r9, r3, lsr #2 │ │ │ │ - bvs ffb72388 <__read_chk@plt+0xffb0cfb4> │ │ │ │ + bvs ffb72318 <__read_chk@plt+0xffb0cf44> │ │ │ │ andsne pc, r4, r3, lsr #16 │ │ │ │ strcc r6, [r1], #-2107 @ 0xfffff7c5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bne fe7b1f5c <__read_chk@plt+0xfe74cb88> │ │ │ │ + bne fe7b1eec <__read_chk@plt+0xfe74cb18> │ │ │ │ stclle 2, cr4, [ip], #652 @ 0x28c │ │ │ │ - blmi 3ea738 <__read_chk@plt+0x385364> │ │ │ │ + blmi 3ea6c8 <__read_chk@plt+0x3852f4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1b1f68 <__read_chk@plt+0x14cb94> │ │ │ │ + blls 1b1ef8 <__read_chk@plt+0x14cb24> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf78c6818 │ │ │ │ - mulcs r0, r2, r8 │ │ │ │ + andcs lr, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf78ce786 │ │ │ │ - svclt 0x0000ed4e │ │ │ │ - eorseq r6, r4, r0, ror sl │ │ │ │ + svclt 0x0000ed86 │ │ │ │ + eorseq r6, r4, r0, ror #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r5, [sl], -r6 │ │ │ │ - eorseq r6, r4, r6, ror #20 │ │ │ │ + eorseq r5, sl, r6, ror #24 │ │ │ │ + ldrsbteq r6, [r4], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, r4, ip, lsl #19 │ │ │ │ + ldrshteq r6, [r4], -ip │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi r4, [r7], -sp, asr #22 │ │ │ │ strmi r4, [sl], sp, asr #24 │ │ │ │ - bmi 1429144 <__read_chk@plt+0x13c3d70> │ │ │ │ + bmi 14290d4 <__read_chk@plt+0x13c3d00> │ │ │ │ ldmdbpl fp, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs fp, {r0, r2, r4, r7, fp, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d56aea │ │ │ │ @ instruction: 0xf8d38014 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ stmdbeq r2, {r0, r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ ldmdavs r3, {r1, r3, r5, fp, sp, lr}^ │ │ │ │ rsble r2, r7, r2, lsl #22 │ │ │ │ - blle d21f80 <__read_chk@plt+0xcbcbac> │ │ │ │ + blle d21f10 <__read_chk@plt+0xcbcb3c> │ │ │ │ strcs r6, [r0], -sl, lsr #19 │ │ │ │ - ble da95c8 <__read_chk@plt+0xd441f4> │ │ │ │ + ble da9558 <__read_chk@plt+0xd44184> │ │ │ │ and r4, sl, r4, asr #12 │ │ │ │ - blne fe8e9874 <__read_chk@plt+0xfe8844a0> │ │ │ │ - blx ff615f88 <__read_chk@plt+0xff5b0bb4> │ │ │ │ + blne fe8e9804 <__read_chk@plt+0xfe884430> │ │ │ │ + blx ff615f18 <__read_chk@plt+0xff5b0b44> │ │ │ │ stmiblt r8!, {r0, r1, r3, r5, r7, r8, fp, sp, lr} │ │ │ │ addsmi r3, ip, #16777216 @ 0x1000000 │ │ │ │ stmdavs fp!, {r0, r2, r3, r6, r9, fp, ip, lr, pc} │ │ │ │ - blcs 172110 <__read_chk@plt+0x10cd3c> │ │ │ │ - bl 34c770 <__read_chk@plt+0x2e739c> │ │ │ │ + blcs 1720a0 <__read_chk@plt+0x10cccc> │ │ │ │ + bl 34c700 <__read_chk@plt+0x2e732c> │ │ │ │ strmi r0, [r3, #2822]! @ 0xb06 │ │ │ │ ldrbmi sp, [r8], -lr, ror #21 │ │ │ │ @ instruction: 0xf7ff465e │ │ │ │ ldrtmi pc, [r9], -r3, lsr #30 @ │ │ │ │ @ instruction: 0xf7fd1ba0 │ │ │ │ stmibvs fp!, {r0, r1, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ - ble ee8a38 <__read_chk@plt+0xe83664> │ │ │ │ + ble ee89c8 <__read_chk@plt+0xe835f4> │ │ │ │ movweq lr, #35593 @ 0x8b09 │ │ │ │ stcle 2, cr4, [r6], {163} @ 0xa3 │ │ │ │ ldmcc pc!, {r0, r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ svceq 0x0000f1ba │ │ │ │ - bl fea0c4d8 <__read_chk@plt+0xfe9a7104> │ │ │ │ + bl fea0c468 <__read_chk@plt+0xfe9a7094> │ │ │ │ strbmi r0, [r0], -r8, lsl #16 │ │ │ │ svchi 0x00f8e8bd │ │ │ │ @ instruction: 0x260068d2 │ │ │ │ stmibvs sl!, {r0, r1, r2, r4, fp, sp, lr} │ │ │ │ stclle 5, cr4, [fp], {66} @ 0x42 │ │ │ │ @ instruction: 0xf1b82400 │ │ │ │ stcle 15, cr0, [r8], {-0} │ │ │ │ @ instruction: 0x4639e019 │ │ │ │ @ instruction: 0xf7fd1ba0 │ │ │ │ stmiblt r0!, {r0, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi r3, [r4, #-1025] @ 0xfffffbff │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, ip, lr, pc} │ │ │ │ - blcs 17217c <__read_chk@plt+0x10cda8> │ │ │ │ - bl 34c7e0 <__read_chk@plt+0x2e740c> │ │ │ │ + blcs 17210c <__read_chk@plt+0x10cd38> │ │ │ │ + bl 34c770 <__read_chk@plt+0x2e739c> │ │ │ │ strmi r0, [r2, #2566]! @ 0xa06 │ │ │ │ ldrbmi sp, [r0], -pc, ror #21 │ │ │ │ @ instruction: 0xf7ff4656 │ │ │ │ ldrtmi pc, [r9], -sp, ror #29 @ │ │ │ │ @ instruction: 0xf7fd1ba0 │ │ │ │ stmdacs r0, {r0, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi sp, [r4, #-234] @ 0xffffff16 │ │ │ │ strtmi sp, [r0], r1, lsr #32 │ │ │ │ pop {r6, r9, sl, lr} │ │ │ │ stmdavs fp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - blcs 1721ac <__read_chk@plt+0x10cdd8> │ │ │ │ + blcs 17213c <__read_chk@plt+0x10cd68> │ │ │ │ ldrdcs sp, [r0], -r6 │ │ │ │ @ instruction: 0xf7ff2600 │ │ │ │ @ instruction: 0xe7d1fed9 │ │ │ │ - blle 3a2050 <__read_chk@plt+0x33cc7c> │ │ │ │ + blle 3a1fe0 <__read_chk@plt+0x33cc0c> │ │ │ │ strbmi r6, [r2, #-2474] @ 0xfffff656 │ │ │ │ @ instruction: 0x4646ddf5 │ │ │ │ - bl 351eb4 <__read_chk@plt+0x2ecae0> │ │ │ │ - b 14b63c4 <__read_chk@plt+0x1450ff0> │ │ │ │ + bl 351e44 <__read_chk@plt+0x2eca70> │ │ │ │ + b 14b6354 <__read_chk@plt+0x1450f80> │ │ │ │ @ instruction: 0xf1080868 │ │ │ │ @ instruction: 0xe7b838ff │ │ │ │ ldmdavs r7, {r1, r4, r6, r7, fp, sp, lr} │ │ │ │ ldrmi r6, [r0, #2474] @ 0x9aa │ │ │ │ strbmi sp, [r6], -r7, ror #21 │ │ │ │ stmdami r6, {r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r4, [r0], r4, asr #12 │ │ │ │ @ instruction: 0xf7a94478 │ │ │ │ - bfi pc, r1, (invalid: 25:23) @ │ │ │ │ - eorseq r6, r4, r0, lsr r9 │ │ │ │ + ldrb pc, [r7, pc, lsl #25] @ │ │ │ │ + eorseq r6, r4, r0, lsr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrhteq r5, [sl], -r8 │ │ │ │ - andseq r7, r8, r0, ror #3 │ │ │ │ + eorseq r5, sl, r8, lsr #22 │ │ │ │ + ldrsheq r7, [r8], -r4 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strmi r4, [lr], -r0, lsl #13 │ │ │ │ @ instruction: 0x461d4617 │ │ │ │ @ instruction: 0xf78c4640 │ │ │ │ - ldmdavs r9!, {r2, r3, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdavs r9!, {r2, r4, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ strbmi r4, [r2], -r3, lsl #12 │ │ │ │ eorsvs r4, fp, r0, lsr r6 │ │ │ │ - cdp 7, 10, cr15, cr0, cr12, {4} │ │ │ │ + cdp 7, 13, cr15, cr8, cr12, {4} │ │ │ │ stmdavc r4, {r5, r6, r8, ip, sp, pc} │ │ │ │ stccs 1, cr11, [sl], {44} @ 0x2c │ │ │ │ stmdavc r4, {r1, r3, ip, lr, pc}^ │ │ │ │ stccs 0, cr3, [r0], {1} │ │ │ │ strcs sp, [r1], #-505 @ 0xfffffe07 │ │ │ │ ldrtmi r1, [r0], -r3, lsl #23 │ │ │ │ rsbsvs r6, fp, ip, lsr #32 │ │ │ │ @@ -117579,87 +117551,87 @@ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r4, r3, lsr fp │ │ │ │ andcs r4, r0, #3342336 @ 0x330000 │ │ │ │ ldmdbmi r3!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ ldmvs ip, {r1, r4, r5, r8, r9, sl, fp, lr} │ │ │ │ - ldrbtmi r5, [pc], #-2113 @ d8124 <__read_chk@plt+0x72d50> │ │ │ │ + ldrbtmi r5, [pc], #-2113 @ d80b4 <__read_chk@plt+0x72ce0> │ │ │ │ stmdavs r9, {r5, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ stmdacs r0, {r8} │ │ │ │ @ instruction: 0x4611d037 │ │ │ │ - svc 0x0082f78b │ │ │ │ + svc 0x00baf78b │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ strcs r4, [r0, #-1553] @ 0xfffff9ef │ │ │ │ cdpge 6, 0, cr4, cr1, cr8, {7} │ │ │ │ @ instruction: 0xf78b6818 │ │ │ │ - blmi b13f34 <__read_chk@plt+0xaaeb60> │ │ │ │ + blmi b13fa4 <__read_chk@plt+0xaaebd0> │ │ │ │ strd r5, [r6], -pc @ │ │ │ │ stmiavs r3!, {r0, r8, sl, ip, sp}^ │ │ │ │ tstcs r8, r1, lsl #4 │ │ │ │ @ instruction: 0xf78c4630 │ │ │ │ - bvs 1913b20 <__read_chk@plt+0x18ae74c> │ │ │ │ + bvs 1913b90 <__read_chk@plt+0x18ae7bc> │ │ │ │ ldrtmi r4, [r2], -r3, asr #12 │ │ │ │ @ instruction: 0xf1004639 │ │ │ │ stmdavs r0!, {r0, sl, fp} │ │ │ │ @ instruction: 0xf8cd6800 │ │ │ │ @ instruction: 0xf7ffc008 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ strmi r4, [r1], -r2, lsl #12 │ │ │ │ @ instruction: 0xf78b6818 │ │ │ │ - bmi 793ef8 <__read_chk@plt+0x72eb24> │ │ │ │ + bmi 793f68 <__read_chk@plt+0x72eb94> │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4628d11e │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ stmiavs r0!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldmdbmi r3, {r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf1074479 │ │ │ │ rscvs pc, r0, r3, asr #31 │ │ │ │ bicle r2, r1, r0, lsl #16 │ │ │ │ @ instruction: 0xb12868a0 │ │ │ │ @ instruction: 0xf854f108 │ │ │ │ andeq pc, r8, r4, lsl #2 │ │ │ │ - ldc2 1, cr15, [sl, #-68]! @ 0xffffffbc │ │ │ │ + stc2l 1, cr15, [r2], #68 @ 0x44 │ │ │ │ ldrb r2, [lr, r0, lsl #10] │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ ldc2 1, cr15, [lr, #28]! │ │ │ │ stmdacs r0, {r5, r7, sp, lr} │ │ │ │ @ instruction: 0xe7e6d0f6 │ │ │ │ - bl ffd1600c <__read_chk@plt+0xffcb0c38> │ │ │ │ - ldrshteq r5, [sl], -ip │ │ │ │ - eorseq r6, r4, ip, ror #14 │ │ │ │ + stc 7, cr15, [r8], #-560 @ 0xfffffdd0 │ │ │ │ + eorseq r5, sl, ip, ror #18 │ │ │ │ + ldrsbteq r6, [r4], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r4, r2, ror #14 │ │ │ │ + ldrsbteq r6, [r4], -r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrshteq r6, [r4], -sl │ │ │ │ - ldrsbeq r7, [r8], -r8 │ │ │ │ - ldrheq r7, [r8], -r2 │ │ │ │ + eorseq r6, r4, sl, ror #14 │ │ │ │ + andseq r6, r8, ip, ror #31 │ │ │ │ + andseq r6, r8, r6, asr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldrtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8dfb083 │ │ │ │ ldrbtmi r2, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ ldmvs pc, {r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ rsbsle r2, r3, r0, lsl #30 │ │ │ │ ldrtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r5, {r0, r3, r4, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp} │ │ │ │ - bne 15723a4 <__read_chk@plt+0x150cfd0> │ │ │ │ + bne 1572334 <__read_chk@plt+0x150cf60> │ │ │ │ addsmi r6, r9, #495616 @ 0x79000 │ │ │ │ msrhi SPSR_fs, r0 │ │ │ │ - blcs 5f2a28 <__read_chk@plt+0x58d654> │ │ │ │ + blcs 5f29b8 <__read_chk@plt+0x58d5e4> │ │ │ │ tstcs r4, #184, 30 @ 0x2e0 │ │ │ │ movwcs lr, #35271 @ 0x89c7 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdbvs r8!, {r3, r5, r6, r8, pc} │ │ │ │ strcc lr, [r0], #-2519 @ 0xfffff629 │ │ │ │ ldmdavs sl, {r0, r5, r7, r9, sl, lr}^ │ │ │ │ vstmiaeq r1, {d14-d15} │ │ │ │ @@ -117668,95 +117640,95 @@ │ │ │ │ stmdbcs r0, {r1, r3, r4, r7, r8, pc} │ │ │ │ strcs fp, [r0], #-4036 @ 0xfffff03c │ │ │ │ stcle 6, cr4, [r1], {72} @ 0x48 │ │ │ │ ldmdavs r8!, {r0, r1, r3, sp, lr, pc}^ │ │ │ │ eorcc pc, r4, r0, asr r8 @ │ │ │ │ addeq lr, r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf111b113 │ │ │ │ - ldmibvs r9!, {r0, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibvs r9!, {r0, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ adcmi r3, r1, #16777216 @ 0x1000000 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf5036afa │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0x00581a9b │ │ │ │ vsubl.s8 q2, d16, d8 │ │ │ │ @ instruction: 0xf8d7815e │ │ │ │ - blcs fc2bc <__read_chk@plt+0x96ee8> │ │ │ │ + blcs fc24c <__read_chk@plt+0x96e78> │ │ │ │ bichi pc, fp, r0, asr #5 │ │ │ │ and r2, sl, r0, lsl #8 │ │ │ │ strcc r6, [r1], #-2091 @ 0xfffff7d5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bne fe7b2330 <__read_chk@plt+0xfe74cf5c> │ │ │ │ + bne fe7b22c0 <__read_chk@plt+0xfe74ceec> │ │ │ │ vsubl.s8 q10, d16, d19 │ │ │ │ @ instruction: 0xf8598140 │ │ │ │ adceq r3, r6, r4, lsr #32 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ andcc r6, r1, r8, ror sl │ │ │ │ - mcr2 1, 1, pc, cr6, cr1, {0} @ │ │ │ │ + stc2l 1, cr15, [lr, #68] @ 0x44 │ │ │ │ @ instruction: 0xf8496afa │ │ │ │ @ instruction: 0xf8d70024 │ │ │ │ strb r9, [r5, r4]! │ │ │ │ strbeq r3, [r3, -r1, lsl #8]! │ │ │ │ @ instruction: 0x4635d1fc │ │ │ │ andcs pc, r9, r1, lsr r9 @ │ │ │ │ - blle 15e8d4c <__read_chk@plt+0x1583978> │ │ │ │ + blle 15e8cdc <__read_chk@plt+0x1583908> │ │ │ │ @ instruction: 0xf10b69bb │ │ │ │ ldrbmi r0, [fp, #-2817] @ 0xfffff4ff │ │ │ │ stcls 12, cr13, [r1], {68} @ 0x44 │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ ldmdavs sp, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmnlt r2, #2752512 @ 0x2a0000 │ │ │ │ ldcne 6, cr4, [lr, #-672]! @ 0xfffffd60 │ │ │ │ ldreq pc, [r0, #-263] @ 0xfffffef9 │ │ │ │ @ instruction: 0xf858e002 │ │ │ │ tstlt r2, #4, 30 │ │ │ │ - bvs 1fa4330 <__read_chk@plt+0x1f3ef5c> │ │ │ │ - blcs 21643c <__read_chk@plt+0x1b1068> │ │ │ │ + bvs 1fa42c0 <__read_chk@plt+0x1f3eeec> │ │ │ │ + blcs 2163cc <__read_chk@plt+0x1b0ff8> │ │ │ │ stccc 8, cr15, [r2], {32} │ │ │ │ mvnsle r4, #100, 10 @ 0x19000000 │ │ │ │ ldrtmi r0, [r0], -fp, asr #32 │ │ │ │ strdeq r6, [r9], #27 │ │ │ │ - blx ff194788 <__read_chk@plt+0xff12f3b4> │ │ │ │ + blx 1b94718 <__read_chk@plt+0x1b2f344> │ │ │ │ @ instruction: 0x462869f9 │ │ │ │ streq lr, [r9], #-2980 @ 0xfffff45c │ │ │ │ @ instruction: 0xf1120049 │ │ │ │ - @ instruction: 0xf858fabb │ │ │ │ + @ instruction: 0xf858fa63 │ │ │ │ @ instruction: 0xf8d72f04 │ │ │ │ adcne r9, r3, r4 │ │ │ │ ldmibvs r9!, {r3, r4, r5, r8, fp, sp, lr}^ │ │ │ │ - bl e9490 <__read_chk@plt+0x840bc> │ │ │ │ - bl 318470 <__read_chk@plt+0x2b309c> │ │ │ │ - bcs db56c <__read_chk@plt+0x76198> │ │ │ │ - bl fea0cadc <__read_chk@plt+0xfe9a7708> │ │ │ │ + bl e9420 <__read_chk@plt+0x8404c> │ │ │ │ + bl 318400 <__read_chk@plt+0x2b302c> │ │ │ │ + bcs db4fc <__read_chk@plt+0x76128> │ │ │ │ + bl fea0ca6c <__read_chk@plt+0xfe9a7698> │ │ │ │ ldmdavs fp!, {r0, r3, r9} │ │ │ │ @ instruction: 0x61ba1092 │ │ │ │ - blcs f26e4 <__read_chk@plt+0x8d310> │ │ │ │ + blcs f2674 <__read_chk@plt+0x8d2a0> │ │ │ │ ldmibvs fp!, {r2, r6, r7, ip, lr, pc} │ │ │ │ vstrle d18, [r1] │ │ │ │ @ instruction: 0xf04f6939 │ │ │ │ @ instruction: 0xf04f0b00 │ │ │ │ strls r0, [r1], #-2058 @ 0xfffff7f6 │ │ │ │ andscs pc, fp, r1, lsr r9 @ │ │ │ │ stmdbeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ svclt 0x00c22a00 │ │ │ │ - b 14a139c <__read_chk@plt+0x143bfc8> │ │ │ │ + b 14a132c <__read_chk@plt+0x143bf58> │ │ │ │ strtmi r0, [r5], -fp, lsl #21 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r5, r7, r8, sl, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8531c6e │ │ │ │ ldmdbne r8, {r1, r3, ip, sp}^ │ │ │ │ andgt pc, r5, r3, lsl r8 @ │ │ │ │ svceq 0x0009f1bc │ │ │ │ @ instruction: 0xf1bcd098 │ │ │ │ @ instruction: 0xf0400fff │ │ │ │ adcsmi r8, r2, #135 @ 0x87 │ │ │ │ ldcpl 13, cr13, [sl, #596] @ 0x254 │ │ │ │ - bcs 9a6ccc <__read_chk@plt+0x9418f8> │ │ │ │ + bcs 9a6c5c <__read_chk@plt+0x941888> │ │ │ │ mulge r2, r1, r8 │ │ │ │ eorcs pc, r2, r0, asr r8 @ │ │ │ │ smladmi r0, r0, r4, r4 │ │ │ │ muleq r0, r1, r0 │ │ │ │ muleq r0, r1, r0 │ │ │ │ muleq r0, r1, r0 │ │ │ │ muleq r0, r5, r0 │ │ │ │ @@ -117797,86 +117769,86 @@ │ │ │ │ strmi r1, [r2], -r8, lsr #25 │ │ │ │ mcrcs 12, 0, r5, cr0, cr14, {0} │ │ │ │ @ instruction: 0xf103d04e │ │ │ │ ldmdane sl, {r1, sl, fp} │ │ │ │ movwcs r4, #1196 @ 0x4ac │ │ │ │ @ instruction: 0xf81244b4 │ │ │ │ ldccc 15, cr5, [r0, #-4]! │ │ │ │ - blx 2e9a16 <__read_chk@plt+0x284642> │ │ │ │ + blx 2e99a6 <__read_chk@plt+0x2845d2> │ │ │ │ mvnsle r5, r3, lsl #6 │ │ │ │ mrrcne 9, 8, r1, r5, cr2 @ │ │ │ │ ldmvs r0, {r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4606b1f8 │ │ │ │ - bvs e904a4 <__read_chk@plt+0xe2b0d0> │ │ │ │ + bvs e90434 <__read_chk@plt+0xe2b060> │ │ │ │ ldmdavs r2!, {r1, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xd1fa429a │ │ │ │ @ instruction: 0xf111200c │ │ │ │ - movwcs pc, #3389 @ 0xd3d @ │ │ │ │ + movwcs pc, #3301 @ 0xce5 @ │ │ │ │ stmib r0, {r0, r1, r7, sp, lr}^ │ │ │ │ ldmibvs r2!, {sl, ip, sp, pc}^ │ │ │ │ rsble r2, sp, r0, lsl #20 │ │ │ │ ldmvs r2, {r0, r1, r4, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ ldmdbvs r9!, {r3, r8, r9, ip, sp} │ │ │ │ @ instruction: 0xe7116018 │ │ │ │ @ instruction: 0x46351b51 │ │ │ │ @ instruction: 0xf80ef0be │ │ │ │ strmi r6, [r4], #-2361 @ 0xfffff6c7 │ │ │ │ - bvs 1292104 <__read_chk@plt+0x122cd30> │ │ │ │ + bvs 1292094 <__read_chk@plt+0x122ccc0> │ │ │ │ str fp, [r7, -r6, lsr #18] │ │ │ │ @ instruction: 0x2e006a76 │ │ │ │ svcge 0x0004f43f │ │ │ │ addsmi r6, sl, #3276800 @ 0x320000 │ │ │ │ strdcs sp, [ip], -r8 │ │ │ │ - ldc2 1, cr15, [sl, #-68] @ 0xffffffbc │ │ │ │ + stc2l 1, cr15, [r2], {17} │ │ │ │ addvs r2, r3, r0, lsl #6 │ │ │ │ strlt lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ - bcs f2cc8 <__read_chk@plt+0x8d8f4> │ │ │ │ + bcs f2c58 <__read_chk@plt+0x8d884> │ │ │ │ ldrmi sp, [r3], -sl, asr #32 │ │ │ │ - bcs f2750 <__read_chk@plt+0x8d37c> │ │ │ │ + bcs f26e0 <__read_chk@plt+0x8d30c> │ │ │ │ @ instruction: 0x4613d0dc │ │ │ │ - bcs f2758 <__read_chk@plt+0x8d384> │ │ │ │ + bcs f26e8 <__read_chk@plt+0x8d314> │ │ │ │ @ instruction: 0xe7d7d1f7 │ │ │ │ @ instruction: 0xe7bc4633 │ │ │ │ addsmi r6, r1, #233472 @ 0x39000 │ │ │ │ mrcge 4, 4, APSR_nzcv, cr0, cr15, {3} │ │ │ │ biccs lr, r8, #253755392 @ 0xf200000 │ │ │ │ subvc pc, r8, pc, asr #8 │ │ │ │ strdls r6, [r1, -fp] │ │ │ │ - ldc2l 1, cr15, [ip], #68 @ 0x44 │ │ │ │ + stc2 1, cr15, [r4], #68 @ 0x44 │ │ │ │ stmdbls r1, {r1, r3, r4, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ addseq r6, r2, r8, ror r0 │ │ │ │ - svc 0x007ef78b │ │ │ │ + svc 0x00b6f78b │ │ │ │ strdeq r6, [r0], #-152 @ 0xffffff68 │ │ │ │ - ldc2l 1, cr15, [r2], #68 @ 0x44 │ │ │ │ + ldc2 1, cr15, [sl], {17} │ │ │ │ teqvs r8, r9 @ │ │ │ │ strcc lr, [r4], -r4, lsl #13 │ │ │ │ ldc2l 7, cr15, [r6, #1020] @ 0x3fc │ │ │ │ ldmdbvs r8!, {r0, r1, r9, sl, lr}^ │ │ │ │ streq lr, [r6], #-2825 @ 0xfffff4f7 │ │ │ │ @ instruction: 0xf7ff61bb │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrrne 7, 0, lr, r1, cr8 │ │ │ │ mvnsvs r1, r8, lsr sp │ │ │ │ @ instruction: 0xf1120089 │ │ │ │ - ldmibvs sl!, {r0, r1, r3, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibvs sl!, {r0, r1, r4, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r8!, {r8, sp}^ │ │ │ │ @ instruction: 0xf78b0092 │ │ │ │ - ldmibvs r9!, {r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmibvs r9!, {r3, r4, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ andseq pc, r0, r7, lsl #2 │ │ │ │ @ instruction: 0xf1120049 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5036afa │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp} │ │ │ │ pkhbt r1, r6, fp, lsl #21 │ │ │ │ tstpeq ip, #-2147483647 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ @ instruction: 0xf8d3e793 │ │ │ │ @ instruction: 0xf8988000 │ │ │ │ - bcs e05a8 <__read_chk@plt+0x7b1d4> │ │ │ │ + bcs e0538 <__read_chk@plt+0x7b164> │ │ │ │ mcrge 4, 7, pc, cr3, cr15, {1} @ │ │ │ │ ldcne 6, cr4, [lr, #-664]! @ 0xfffffd68 │ │ │ │ ldreq pc, [r0, #-263] @ 0xfffffef9 │ │ │ │ @ instruction: 0xf8ce4644 │ │ │ │ strtmi r4, [r2], -r0 │ │ │ │ ldmdblt fp, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf812e009 │ │ │ │ @@ -117884,168 +117856,168 @@ │ │ │ │ svclt 0x00182b0d │ │ │ │ mvnsle r2, sl, lsl #22 │ │ │ │ @ instruction: 0x46141b13 │ │ │ │ @ instruction: 0xf10eb21b │ │ │ │ andhi r0, r3, r4, lsl #28 │ │ │ │ svclt 0x003845e6 │ │ │ │ andsle r3, r6, #2 │ │ │ │ - blcs 436674 <__read_chk@plt+0x3d12a0> │ │ │ │ - blcs 38c61c <__read_chk@plt+0x327248> │ │ │ │ - blcs 10c60c <__read_chk@plt+0xa7238> │ │ │ │ + blcs 436604 <__read_chk@plt+0x3d1230> │ │ │ │ + blcs 38c5ac <__read_chk@plt+0x3271d8> │ │ │ │ + blcs 10c59c <__read_chk@plt+0xa71c8> │ │ │ │ ldrbtmi sp, [r4], -r1, ror #3 │ │ │ │ - bl fe9f26e4 <__read_chk@plt+0xfe98d310> │ │ │ │ + bl fe9f2674 <__read_chk@plt+0xfe98d2a0> │ │ │ │ addsne r0, r2, r9, lsl #4 │ │ │ │ stmdavc r3!, {r0, r3, r4, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrb r3, [r4, r1, lsl #8]! │ │ │ │ - blcs 376794 <__read_chk@plt+0x3113c0> │ │ │ │ + blcs 376724 <__read_chk@plt+0x311350> │ │ │ │ stmiavc r3!, {r2, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ mvnsle r3, r2, lsl #8 │ │ │ │ subeq lr, fp, sp, ror #15 │ │ │ │ mvnsvs r4, r0, lsr r6 │ │ │ │ - bl fec58940 <__read_chk@plt+0xfebf356c> │ │ │ │ + bl fec588d0 <__read_chk@plt+0xfebf34fc> │ │ │ │ @ instruction: 0xf1120809 │ │ │ │ - ldmibvs r9!, {r0, r4, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibvs r9!, {r0, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ subeq r4, r9, r8, lsr #12 │ │ │ │ - @ instruction: 0xf94cf112 │ │ │ │ + @ instruction: 0xf8f4f112 │ │ │ │ ldrdls pc, [r4], -r7 │ │ │ │ - b 14b2b14 <__read_chk@plt+0x144d740> │ │ │ │ + b 14b2aa4 <__read_chk@plt+0x144d6d0> │ │ │ │ ldmibvs r9!, {r3, r5, r7, r8, r9}^ │ │ │ │ vmlaeq.f64 d14, d8, d9 │ │ │ │ subeq lr, r3, r0, lsl #22 │ │ │ │ fstmiaxeq r1, {d14-d17} @ Deprecated │ │ │ │ strcs lr, [r0], -lr, asr #15 │ │ │ │ svclt 0x0000e780 │ │ │ │ - ldrshteq r5, [sl], -sl │ │ │ │ - eorseq r6, r4, ip, ror #12 │ │ │ │ + eorseq r5, sl, sl, ror #16 │ │ │ │ + ldrsbteq r6, [r4], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2f860 <__read_chk@plt+0xfebca48c> │ │ │ │ + bl fec2f7f0 <__read_chk@plt+0xfebca41c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 89c5c8 <__read_chk@plt+0x8371f4> │ │ │ │ + blmi 89c558 <__read_chk@plt+0x837184> │ │ │ │ svcmi 0x001fb085 │ │ │ │ - ldrbtmi r4, [pc], #-1147 @ d8670 <__read_chk@plt+0x7329c> │ │ │ │ + ldrbtmi r4, [pc], #-1147 @ d8600 <__read_chk@plt+0x7322c> │ │ │ │ @ instruction: 0xf7ff689c │ │ │ │ stmdavs r3!, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 1727e8 <__read_chk@plt+0x10d414> │ │ │ │ + blcs 172778 <__read_chk@plt+0x10d3a4> │ │ │ │ svclt 0x000c6a23 │ │ │ │ stmdbvs r6!, {r9, sl, sp}^ │ │ │ │ vstmdble r4!, {d2-d1} │ │ │ │ and r2, r4, r0, lsl #10 │ │ │ │ strcc r6, [r1, #-2595] @ 0xfffff5dd │ │ │ │ adcmi r3, fp, #1048576 @ 0x100000 │ │ │ │ - bvs fe90fb0c <__read_chk@plt+0xfe8aa738> │ │ │ │ + bvs fe90fa9c <__read_chk@plt+0xfe8aa6c8> │ │ │ │ @ instruction: 0xf10f4428 │ │ │ │ - stmibvs r3!, {r0, r1, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmibvs r3!, {r0, r1, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldclle 2, cr4, [r3, #716]! @ 0x2cc │ │ │ │ smlatbcs r0, r0, sl, r6 │ │ │ │ stmdavs r0!, {r0, r1, ip, pc} │ │ │ │ stmdavs r2!, {r0, r1, r5, r8, fp, sp, lr}^ │ │ │ │ ldrdgt pc, [ip], -r0 │ │ │ │ @ instruction: 0xf9339803 │ │ │ │ @ instruction: 0xf8523016 │ │ │ │ strtmi r2, [r8], #-38 @ 0xffffffda │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf10f3501 │ │ │ │ - bvs 9d7310 <__read_chk@plt+0x971f3c> │ │ │ │ + bvs 9d7140 <__read_chk@plt+0x971d6c> │ │ │ │ adcmi r3, fp, #1048576 @ 0x100000 │ │ │ │ - blmi 28fa58 <__read_chk@plt+0x22a684> │ │ │ │ + blmi 28f9e8 <__read_chk@plt+0x22a614> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf78c40f0 │ │ │ │ - svclt 0x0000bd03 │ │ │ │ - eorseq r5, sl, r4, lsr #7 │ │ │ │ - eorseq r6, r4, r6, lsl r2 │ │ │ │ + svclt 0x0000bd3b │ │ │ │ + eorseq r5, sl, r4, lsl r4 │ │ │ │ + eorseq r6, r4, r6, lsl #5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec2f8f8 <__read_chk@plt+0xfebca524> │ │ │ │ + bl fec2f888 <__read_chk@plt+0xfebca4b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrrmi 11, 12, r0, r2, cr8 │ │ │ │ stmdami r2, {r1, r9, sl, lr}^ │ │ │ │ stcmi 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ - blmi 11298fc <__read_chk@plt+0x10c4528> │ │ │ │ + blmi 112988c <__read_chk@plt+0x10c44b8> │ │ │ │ ldrbtmi r6, [fp], #-2066 @ 0xfffff7ee │ │ │ │ stmdavs r0, {r5, fp, ip, lr} │ │ │ │ ldreq pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ ldmdbvs r1, {r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf095689f │ │ │ │ stmdacs r0, {r0, r2, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf990d056 │ │ │ │ strmi r3, [r4], -r1 │ │ │ │ - blle 1963334 <__read_chk@plt+0x18fdf60> │ │ │ │ + blle 19632c4 <__read_chk@plt+0x18fdef0> │ │ │ │ cmpcs sl, #4, 28 @ 0x40 │ │ │ │ @ instruction: 0xf10d4936 │ │ │ │ andcs r0, r1, #75497472 @ 0x4800000 │ │ │ │ vst4.8 {d23-d26}, [pc :256], r3 │ │ │ │ ldmdavs r8!, {r0, r7, r8, r9, sp, lr} │ │ │ │ stmiavs r0, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {fp, sp, lr}^ │ │ │ │ ldrmi r1, [r9], -r0 │ │ │ │ @ instruction: 0xf78c4628 │ │ │ │ - @ instruction: 0x4628ebbe │ │ │ │ + @ instruction: 0x4628ebf6 │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0xf78c3409 │ │ │ │ - rsbsvc lr, r0, ip, lsr #23 │ │ │ │ + rsbsvc lr, r0, r4, ror #23 │ │ │ │ andcc r4, r2, r5, lsl #12 │ │ │ │ ldrtmi r7, [r0], #-2147 @ 0xfffff79d │ │ │ │ orrvs pc, r1, r5, asr #11 │ │ │ │ strble r0, [r2, #-1627] @ 0xfffff9a5 │ │ │ │ ldrbtmi r4, [fp], #-2855 @ 0xfffff4d9 │ │ │ │ andcs r9, r1, #67108864 @ 0x4000000 │ │ │ │ strtcc r4, [r8], #-2854 @ 0xfffff4da │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl fe9965c0 <__read_chk@plt+0xfe9311ec> │ │ │ │ + bl ff796550 <__read_chk@plt+0xff73117c> │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - blne 152b420 <__read_chk@plt+0x14c604c> │ │ │ │ + blne 152b3b0 <__read_chk@plt+0x14c5fdc> │ │ │ │ strls r1, [r2], #-3496 @ 0xfffff258 │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r2, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf04f3104 │ │ │ │ ldrtmi r3, [r0], #-1023 @ 0xfffffc01 │ │ │ │ @ instruction: 0xf8862201 │ │ │ │ @ instruction: 0xf78c4409 │ │ │ │ - @ instruction: 0xf886eb90 │ │ │ │ + @ instruction: 0xf886ebc8 │ │ │ │ ldmdavs fp!, {r0, r3, sl, lr}^ │ │ │ │ ldmdavs r8, {r0, r4, r5, r9, sl, lr} │ │ │ │ - stmib r2!, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sl, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stclne 1, cr11, [fp], #256 @ 0x100 │ │ │ │ - bcs 16efad4 <__read_chk@plt+0x168a700> │ │ │ │ + bcs 16efa64 <__read_chk@plt+0x168a690> │ │ │ │ eorcs fp, r0, #4, 30 │ │ │ │ andsle r5, r2, r2, asr #9 │ │ │ │ andle r2, lr, r0, lsr #20 │ │ │ │ - bmi 5607e0 <__read_chk@plt+0x4fb40c> │ │ │ │ + bmi 560770 <__read_chk@plt+0x4fb39c> │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [ip], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ stcmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ subscs fp, r8, #240, 26 @ 0x3c00 │ │ │ │ andcs r5, r0, r2, asr #9 │ │ │ │ - blmi 3927b4 <__read_chk@plt+0x32d3e0> │ │ │ │ + blmi 392744 <__read_chk@plt+0x32d370> │ │ │ │ @ instruction: 0xe7bb447b │ │ │ │ - ldm sl, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r6, r4, ip, ror r1 │ │ │ │ + ldmdb r2, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r6, r4, ip, ror #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, sl, r2, lsl #6 │ │ │ │ - strdeq sl, [ip], -r8 @ │ │ │ │ - andseq r1, r7, r2, ror r1 │ │ │ │ - @ instruction: 0x0017aebc │ │ │ │ - ldrsheq r6, [sl], -lr │ │ │ │ - eorseq r6, r4, r6, lsr #1 │ │ │ │ - andseq r1, r7, r8, ror #1 │ │ │ │ + eorseq r5, sl, r2, ror r3 │ │ │ │ + strdeq sl, [ip], -ip @ │ │ │ │ + ldrheq r1, [r7], -sl │ │ │ │ + @ instruction: 0x0017add0 │ │ │ │ + andseq r6, sl, r2, lsl r0 │ │ │ │ + eorseq r6, r4, r6, lsl r1 │ │ │ │ + andseq r1, r7, r0, lsr r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff116b6c <__read_chk@plt+0xff0b1798> │ │ │ │ + bleq ff116afc <__read_chk@plt+0xff0b1728> │ │ │ │ strmi r4, [r8], -r3, lsl #13 │ │ │ │ vmul.f32 d4, d13, d9[1] │ │ │ │ - bmi 1b2bcb8 <__read_chk@plt+0x1ac68e4> │ │ │ │ - blmi 1b29a30 <__read_chk@plt+0x1ac465c> │ │ │ │ + bmi 1b2bc48 <__read_chk@plt+0x1ac6874> │ │ │ │ + blmi 1b299c0 <__read_chk@plt+0x1ac45ec> │ │ │ │ ldrdhi pc, [r4, pc]! @ │ │ │ │ stmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r2, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldrcs pc, [r4], #-2253 @ 0xfffff733 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ ldrdls pc, [r8], -r3 │ │ │ │ @@ -118065,15 +118037,15 @@ │ │ │ │ ldrbeq r7, [fp], -r3, asr #16 │ │ │ │ movwcs fp, #8024 @ 0x1f58 │ │ │ │ strcc sp, [r1, #-1283] @ 0xfffffafd │ │ │ │ svclt 0x00181eab │ │ │ │ strcc r2, [r1], #-769 @ 0xfffffcff │ │ │ │ svclt 0x00d442a6 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs d94c0 <__read_chk@plt+0x740ec> │ │ │ │ + blcs d9450 <__read_chk@plt+0x7407c> │ │ │ │ stccs 1, cr13, [r0, #-928] @ 0xfffffc60 │ │ │ │ ldmdavc fp!, {r1, r5, r6, ip, lr, pc}^ │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ svclt 0x00142d01 │ │ │ │ @ instruction: 0xf0032600 │ │ │ │ cdpcs 6, 0, cr0, cr0, cr1, {0} │ │ │ │ cmpcs sl, #88, 2 │ │ │ │ @@ -118082,27 +118054,27 @@ │ │ │ │ @ instruction: 0xf8d92201 │ │ │ │ strtmi r3, [r0], -r0 │ │ │ │ ldmvs fp, {r1, r8, sl, fp, sp, pc}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ ldrbtmi r4, [fp], #-2881 @ 0xfffff4bf │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r1, lsl #7 │ │ │ │ - b ffb96730 <__read_chk@plt+0xffb3135c> │ │ │ │ + bl 9966c0 <__read_chk@plt+0x9312ec> │ │ │ │ @ instruction: 0xf88d4620 │ │ │ │ @ instruction: 0xf78c6411 │ │ │ │ - @ instruction: 0x4629eada │ │ │ │ + @ instruction: 0x4629eb12 │ │ │ │ ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ andmi pc, r9, sp, lsl #17 │ │ │ │ - ldm r8!, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r0!, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ - blmi ecc9f0 <__read_chk@plt+0xe6761c> │ │ │ │ + blmi ecc980 <__read_chk@plt+0xe675ac> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ - blcs e4d90 <__read_chk@plt+0x7f9bc> │ │ │ │ + blcs e4d20 <__read_chk@plt+0x7f94c> │ │ │ │ vstmiane r0!, {s26-s83} │ │ │ │ ldcpl 8, cr1, [r2], {22} │ │ │ │ sbcslt r1, fp, #1328 @ 0x530 │ │ │ │ stmdale r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, fp, sp} │ │ │ │ @ instruction: 0x46337879 │ │ │ │ mlaeq r8, r7, r8, pc @ │ │ │ │ svceq 0x0040f011 │ │ │ │ @@ -118116,410 +118088,410 @@ │ │ │ │ adcmi r7, r2, #1703936 @ 0x1a0000 │ │ │ │ @ instruction: 0x462ed1f2 │ │ │ │ andle r4, r9, r8, lsl #5 │ │ │ │ @ instruction: 0xf013787b │ │ │ │ svclt 0x000c0f40 │ │ │ │ movtcs r2, #9058 @ 0x2362 │ │ │ │ andcs r7, r0, r3, ror r0 │ │ │ │ - bllt 119098c <__read_chk@plt+0x112b5b8> │ │ │ │ - bmi 820990 <__read_chk@plt+0x7bb5bc> │ │ │ │ + bllt 119091c <__read_chk@plt+0x112b548> │ │ │ │ + bmi 820920 <__read_chk@plt+0x7bb54c> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [r4], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1200300 │ │ │ │ ldcmi 2, cr15, [ip, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf8977803 │ │ │ │ - blcs 8dca50 <__read_chk@plt+0x87767c> │ │ │ │ + blcs 8dc9e0 <__read_chk@plt+0x87760c> │ │ │ │ and sp, r8, r6, lsl #2 │ │ │ │ rscle r2, r7, r0, lsl #22 │ │ │ │ svccc 0x0001f812 │ │ │ │ andle r2, r2, r0, lsr #22 │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ stmdbcs r0!, {r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmdavc fp!, {r1, r2, r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ svceq 0x0040f013 │ │ │ │ @ instruction: 0x2320bf0c │ │ │ │ subsvc r2, r3, r8, asr r3 │ │ │ │ @ instruction: 0xf897e7d3 │ │ │ │ mvnscs r0, r8, lsr #32 │ │ │ │ - @ instruction: 0xf78be7c6 │ │ │ │ - svclt 0x0000efec │ │ │ │ - eorseq r6, r4, ip, lsr r0 │ │ │ │ + @ instruction: 0xf78ce7c6 │ │ │ │ + svclt 0x0000e824 │ │ │ │ + eorseq r6, r4, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, sl, r0, asr #3 │ │ │ │ - eorseq r6, r4, r0, lsr r0 │ │ │ │ - eoreq sl, ip, lr, asr #32 │ │ │ │ + eorseq r5, sl, r0, lsr r2 │ │ │ │ + eorseq r6, r4, r0, lsr #1 │ │ │ │ + eoreq r9, ip, r2, asr pc │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq r5, [r4], -r6 │ │ │ │ + eorseq r5, r4, r6, ror #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fef16d44 <__read_chk@plt+0xfeeb1970> │ │ │ │ + bleq fef16cd4 <__read_chk@plt+0xfeeb1900> │ │ │ │ pkhtbmi r4, r2, r3, asr #22 │ │ │ │ vrshrn.i64 d4, , #19 │ │ │ │ ldrbtmi r4, [fp], #-3364 @ 0xfffff2dc │ │ │ │ ldrbtmi r4, [r8], #-2642 @ 0xfffff5ae │ │ │ │ stmpl r2, {r1, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ ldmdavs r2, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ ldrcs pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldmdblt pc, {r0, r1, r2, r3, r4, r6, r7, fp, sp, lr} @ │ │ │ │ - bvs 1fd0c44 <__read_chk@plt+0x1f6b870> │ │ │ │ + bvs 1fd0bd4 <__read_chk@plt+0x1f6b800> │ │ │ │ @ instruction: 0x461fb11b │ │ │ │ - blcs 132b30 <__read_chk@plt+0xcd75c> │ │ │ │ + blcs 132ac0 <__read_chk@plt+0xcd6ec> │ │ │ │ ldmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - bleq 814e80 <__read_chk@plt+0x7afaac> │ │ │ │ + bleq 814e10 <__read_chk@plt+0x7afa3c> │ │ │ │ ldmdavs ip, {r8, fp, sp} │ │ │ │ mvnscs pc, #72351744 @ 0x4500000 │ │ │ │ andcc pc, r0, fp, lsr #17 │ │ │ │ stclmi 13, cr13, [r5, #-432] @ 0xfffffe50 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10d4b44 │ │ │ │ ldrbtmi r0, [sp], #-2335 @ 0xfffff6e1 │ │ │ │ ldrbtmi r9, [fp], #-261 @ 0xfffffefb │ │ │ │ ldmdavs sl!, {r2, r8, r9, ip, pc} │ │ │ │ mvnscc pc, #64, 4 │ │ │ │ ldrmi r9, [r9], -r1, lsl #4 │ │ │ │ strbmi r9, [r8], -r4, lsl #20 │ │ │ │ andcs r9, r1, #0, 4 │ │ │ │ - b b168b4 <__read_chk@plt+0xab14e0> │ │ │ │ + b 1916844 <__read_chk@plt+0x18b1470> │ │ │ │ movwcs r4, #1608 @ 0x648 │ │ │ │ mvnscc pc, #9109504 @ 0x8b0000 │ │ │ │ - b 6968c0 <__read_chk@plt+0x6314ec> │ │ │ │ + b 1496850 <__read_chk@plt+0x143147c> │ │ │ │ @ instruction: 0x46034659 │ │ │ │ @ instruction: 0xf88b4620 │ │ │ │ @ instruction: 0xf78c3002 │ │ │ │ - @ instruction: 0x4604e836 │ │ │ │ + strmi lr, [r4], -lr, ror #16 │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf78c4658 │ │ │ │ - strtmi lr, [r0], #-2570 @ 0xfffff5f6 │ │ │ │ + strtmi lr, [r0], #-2626 @ 0xfffff5be │ │ │ │ and r9, r7, r3 │ │ │ │ - bcs 376b3c <__read_chk@plt+0x311768> │ │ │ │ + bcs 376acc <__read_chk@plt+0x3116f8> │ │ │ │ ldmdavs r2!, {r2, r6, ip, lr, pc}^ │ │ │ │ adcmi r6, r2, #1179648 @ 0x120000 │ │ │ │ stccc 0, cr13, [r1], {64} @ 0x40 │ │ │ │ strtmi r2, [r9], -r4, lsl #4 │ │ │ │ @ instruction: 0xf78b4620 │ │ │ │ - stmdacs r0, {r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdals r3, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ addsmi r1, r0, #2176 @ 0x880 │ │ │ │ strtmi sp, [r3], -sp │ │ │ │ @ instruction: 0xf812e006 │ │ │ │ ldrmi r1, [ip], -r1, lsl #22 │ │ │ │ stcne 8, cr15, [r1], {3} │ │ │ │ mulle r4, r0, r2 │ │ │ │ movwcc r4, #5660 @ 0x161c │ │ │ │ stmdbcs r0, {r0, r5, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf8dad1f3 │ │ │ │ @ instruction: 0xf1083000 │ │ │ │ ldmvs r8!, {r0, fp}^ │ │ │ │ @ instruction: 0xf0956959 │ │ │ │ @ instruction: 0xf990fd97 │ │ │ │ - blcs e4b0c <__read_chk@plt+0x7f738> │ │ │ │ + blcs e4a9c <__read_chk@plt+0x7f6c8> │ │ │ │ subscs fp, sp, #684 @ 0x2ac │ │ │ │ vhsub.s8 q9, q1, q1 │ │ │ │ vcge.s8 q8, , │ │ │ │ adcvc r5, r2, r3, asr r3 │ │ │ │ @ instruction: 0x23208023 │ │ │ │ - blls 234eac <__read_chk@plt+0x1cfad8> │ │ │ │ + blls 234e3c <__read_chk@plt+0x1cfa68> │ │ │ │ strbmi r6, [r3, #-2623] @ 0xfffff5c1 │ │ │ │ movwcs fp, #4020 @ 0xfb4 │ │ │ │ svccs 0x00002301 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ orrsle r2, ip, r0, lsl #22 │ │ │ │ and r2, r4, r0 │ │ │ │ ldmdavs ip, {r0, r1, r4, r5, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xd1b12c00 │ │ │ │ - bmi 420b48 <__read_chk@plt+0x3bb774> │ │ │ │ + bmi 420ad8 <__read_chk@plt+0x3bb704> │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [ip], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_svc │ │ │ │ stcmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - svc 0x002cf78b │ │ │ │ - ldrshteq r4, [sl], -r2 │ │ │ │ - eorseq r5, r4, r2, ror #28 │ │ │ │ + svc 0x0064f78b │ │ │ │ + eorseq r5, sl, r2, rrx │ │ │ │ + ldrsbteq r5, [r4], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq r4, r5, r2, asr #23 │ │ │ │ - ldrdeq r9, [ip], -r6 @ │ │ │ │ - eorseq r5, r4, lr, lsr sp │ │ │ │ + ldrdeq r4, [r5], -r6 @ │ │ │ │ + ldrdeq r9, [ip], -sl @ │ │ │ │ + eorseq r5, r4, lr, lsr #27 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff916ebc <__read_chk@plt+0xff8b1ae8> │ │ │ │ - beq 115258 <__read_chk@plt+0xafe84> │ │ │ │ + bleq ff916e4c <__read_chk@plt+0xff8b1a78> │ │ │ │ + beq 1151e8 <__read_chk@plt+0xafe14> │ │ │ │ ldrmi r4, [fp], r6, ror #20 │ │ │ │ ldrbtmi r4, [sl], #-2918 @ 0xfffff49a │ │ │ │ - ldclvc 5, cr15, [pc, #-692]! @ d88e8 <__read_chk@plt+0x73514> │ │ │ │ + ldclvc 5, cr15, [pc, #-692]! @ d8878 <__read_chk@plt+0x734a4> │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f58d3 │ │ │ │ ldmdavs fp, {r9} │ │ │ │ @ instruction: 0xf04f93fd │ │ │ │ svclt 0x00cc0300 │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ svclt 0x000c2800 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs d97c8 <__read_chk@plt+0x743f4> │ │ │ │ + blcs d9758 <__read_chk@plt+0x74384> │ │ │ │ adchi pc, fp, r0 │ │ │ │ svcvc 0x007af5ba │ │ │ │ strmi r4, [pc], -r6, lsl #12 │ │ │ │ @ instruction: 0xf10dbf38 │ │ │ │ @ instruction: 0xf080090c │ │ │ │ @ instruction: 0x4652809a │ │ │ │ @ instruction: 0x46484631 │ │ │ │ streq lr, [sl, #-2825] @ 0xfffff4f7 │ │ │ │ - b 1996a18 <__read_chk@plt+0x1931644> │ │ │ │ + b fe7969a8 <__read_chk@plt+0xfe7315d4> │ │ │ │ @ instruction: 0xf1092300 │ │ │ │ @ instruction: 0x461a34ff │ │ │ │ andcc pc, sl, r9, lsl #16 │ │ │ │ svcne 0x0001f814 │ │ │ │ @ instruction: 0xf1bbb199 │ │ │ │ andle r0, sl, r0, lsl #30 │ │ │ │ rsbsle r1, r8, r8, asr ip │ │ │ │ subsle r2, r6, r0, lsl #22 │ │ │ │ svclt 0x00041c98 │ │ │ │ strmi r7, [fp], -r2, lsr #32 │ │ │ │ - blcc 14cc18 <__read_chk@plt+0xe7844> │ │ │ │ - bl feb74ca0 <__read_chk@plt+0xfeb0f8cc> │ │ │ │ + blcc 14cba8 <__read_chk@plt+0xe77d4> │ │ │ │ + bl feb74c30 <__read_chk@plt+0xfeb0f85c> │ │ │ │ stmdbcc r1, {r2, r8} │ │ │ │ svceq 0x0001eb19 │ │ │ │ strbmi sp, [sp, #-488] @ 0xfffffe18 │ │ │ │ @ instruction: 0x464cd97d │ │ │ │ stmdavc r3!, {sp} │ │ │ │ eors fp, r7, r3, lsr #2 │ │ │ │ svccc 0x0001f814 │ │ │ │ teqle r3, r0, lsl #22 │ │ │ │ ldmle r9!, {r0, r2, r5, r7, r9, lr}^ │ │ │ │ stmdavc r3!, {r0, r2, r5, r7, r9, lr} │ │ │ │ andcs fp, r0, #148, 30 @ 0x250 │ │ │ │ - blcs e144c <__read_chk@plt+0x7c078> │ │ │ │ + blcs e13dc <__read_chk@plt+0x7c008> │ │ │ │ tstcs r0, ip, lsl #30 │ │ │ │ tstpeq r1, r2 @ p-variant is OBSOLETE │ │ │ │ - bl fe9059b4 <__read_chk@plt+0xfe8a05e0> │ │ │ │ + bl fe905944 <__read_chk@plt+0xfe8a0570> │ │ │ │ ldrtmi r0, [r2], #2569 @ 0xa09 │ │ │ │ tstcs r0, r9, ror #2 │ │ │ │ strcc r7, [r1], #-2147 @ 0xfffff79d │ │ │ │ svclt 0x009442a5 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ svclt 0x00182b00 │ │ │ │ ldmle r5!, {r0, r2, r5, r7, r9, lr}^ │ │ │ │ - bcs e8c9c <__read_chk@plt+0x838c8> │ │ │ │ + bcs e8c2c <__read_chk@plt+0x83858> │ │ │ │ @ instruction: 0xf8d8d1d9 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf1104640 │ │ │ │ - bmi c18bf0 <__read_chk@plt+0xbb381c> │ │ │ │ + bmi c18a20 <__read_chk@plt+0xbb364c> │ │ │ │ ldrbtmi r4, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrshmi r9, [sl], #-189 @ 0xffffff43 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrbmi sp, [r0], -r8, asr #2 │ │ │ │ - ldclvc 5, cr15, [pc, #-52]! @ d8c68 <__read_chk@plt+0x73894> │ │ │ │ + ldclvc 5, cr15, [pc, #-52]! @ d8bf8 <__read_chk@plt+0x73824> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xf8d8f0f2 │ │ │ │ strmi lr, [r2], r8, asr #15 │ │ │ │ bicsle r2, r5, r0, lsl #18 │ │ │ │ @ instruction: 0xd1ba2a00 │ │ │ │ ldmibcs pc!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ @ │ │ │ │ eorvc fp, r3, r4, lsl #30 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf011d0a9 │ │ │ │ smlabbls r0, r0, pc, r0 @ │ │ │ │ movwls sp, #4517 @ 0x11a5 │ │ │ │ - svc 0x00d4f78b │ │ │ │ + stmda ip, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r9, r0, #0, 18 │ │ │ │ - blls 132cd8 <__read_chk@plt+0xcd904> │ │ │ │ + blls 132c68 <__read_chk@plt+0xcd894> │ │ │ │ andseq pc, r1, r0, lsr r8 @ │ │ │ │ svcvc 0x0080f410 │ │ │ │ @ instruction: 0xf78cd099 │ │ │ │ - stmdbls r0, {r1, r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdbls r0, {r1, r2, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ andcs r6, r0, #0, 16 │ │ │ │ @ instruction: 0xf8509b01 │ │ │ │ eorvc r1, r1, r1, lsr #32 │ │ │ │ ldmdbcs sl, {r0, r1, r2, r3, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf06fbf08 │ │ │ │ addle r0, r9, r1, lsl #6 │ │ │ │ bicseq pc, pc, r1 │ │ │ │ svclt 0x00142944 │ │ │ │ movwcs r2, #45824 @ 0xb300 │ │ │ │ @ instruction: 0xf10ae782 │ │ │ │ @ instruction: 0xf1110001 │ │ │ │ - strmi pc, [r1], r9, lsl #18 │ │ │ │ + @ instruction: 0x4681f8b1 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0x469ae75d │ │ │ │ @ instruction: 0xf04fe7af │ │ │ │ str r0, [r6, r0, lsl #20]! │ │ │ │ - cdp 7, 4, cr15, cr8, cr11, {4} │ │ │ │ - eorseq r5, r4, lr, ror #25 │ │ │ │ + cdp 7, 8, cr15, cr0, cr11, {4} │ │ │ │ + eorseq r5, r4, lr, asr sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r5, [r4], -lr │ │ │ │ + eorseq r5, r4, lr, ror #24 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ umulllt r4, r3, r7, ip │ │ │ │ - bmi fe6aa790 <__read_chk@plt+0xfe6453bc> │ │ │ │ + bmi fe6aa720 <__read_chk@plt+0xfe64534c> │ │ │ │ @ instruction: 0x469b447c │ │ │ │ strtmi r9, [r3], -r1, lsl #2 │ │ │ │ stmiapl r3!, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2961 @ 0xfffff46f │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d56aea │ │ │ │ - bl fe93cdd8 <__read_chk@plt+0xfe8d7a04> │ │ │ │ + bl fe93cd68 <__read_chk@plt+0xfe8d7994> │ │ │ │ ldmdavs sl, {r1, r9, fp}^ │ │ │ │ @ instruction: 0xf0002a02 │ │ │ │ strcs r8, [r0, -fp, lsl #1] │ │ │ │ - blle aaa2a8 <__read_chk@plt+0xa44ed4> │ │ │ │ + blle aaa238 <__read_chk@plt+0xa44e64> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ strcs fp, [r0], #-4040 @ 0xfffff038 │ │ │ │ rsb sp, r6, r3, lsl ip │ │ │ │ stmdbvs sl!, {r1, r2, r5, r6, r7, r8, r9, fp, ip} │ │ │ │ strbmi r6, [r1], -r8, ror #16 │ │ │ │ @ instruction: 0xf93268db │ │ │ │ - blcc e0dfc <__read_chk@plt+0x7ba28> │ │ │ │ + blcc e0d8c <__read_chk@plt+0x7b9b8> │ │ │ │ eoreq pc, r6, r0, asr r8 @ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ mcr2 7, 7, pc, cr6, cr15, {7} @ │ │ │ │ cmple pc, r0, lsl #16 │ │ │ │ strbmi r3, [ip, #-1025] @ 0xfffffbff │ │ │ │ stmdavs fp!, {r0, r1, r4, r6, ip, lr, pc} │ │ │ │ - bcs 172f28 <__read_chk@plt+0x10db54> │ │ │ │ - bl 38d564 <__read_chk@plt+0x328190> │ │ │ │ + bcs 172eb8 <__read_chk@plt+0x10dae4> │ │ │ │ + bl 38d4f4 <__read_chk@plt+0x328120> │ │ │ │ adcmi r0, r6, #7340032 @ 0x700000 │ │ │ │ ldrtmi sp, [r0], -r4, ror #21 │ │ │ │ @ instruction: 0xf7ff4637 │ │ │ │ stmdavs fp!, {r0, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs pc!, {r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ @ │ │ │ │ - blne ffdf3284 <__read_chk@plt+0xffd8deb0> │ │ │ │ + blne ffdf3214 <__read_chk@plt+0xffd8de40> │ │ │ │ ldmvs fp, {r0, r8, fp, ip, pc}^ │ │ │ │ andscs pc, r4, r2, lsr r9 @ │ │ │ │ - bl fe9679e8 <__read_chk@plt+0xfe902614> │ │ │ │ + bl fe967978 <__read_chk@plt+0xfe9025a4> │ │ │ │ stmdavs r9!, {r0, r9}^ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ eoreq pc, r4, r1, asr r8 @ │ │ │ │ strmi r9, [r8], #-2305 @ 0xfffff6ff │ │ │ │ @ instruction: 0xf7ff4641 │ │ │ │ @ instruction: 0x4601febf │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavs fp!, {r1, r3, r4, r7, pc} │ │ │ │ stmibvs r9!, {r2, r4, r5, r6, sl, fp, ip} │ │ │ │ - bcs 172f78 <__read_chk@plt+0x10dba4> │ │ │ │ + bcs 172f08 <__read_chk@plt+0x10db34> │ │ │ │ adcmi sp, r1, #73 @ 0x49 │ │ │ │ adcs sp, r6, r9, lsl ip │ │ │ │ stmdbeq r7, {r2, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdavs r8!, {r1, r3, r5, r8, fp, sp, lr}^ │ │ │ │ ldmvs fp, {r0, r6, r9, sl, lr}^ │ │ │ │ andscs pc, r9, r2, lsr r9 @ │ │ │ │ @ instruction: 0xf8503b00 │ │ │ │ svclt 0x00180029 │ │ │ │ @ instruction: 0xf7ff2301 │ │ │ │ stmdacs r0, {r0, r1, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, r1, r0, asr #32 │ │ │ │ strcc r6, [r1], #-2091 @ 0xfffff7d5 │ │ │ │ ldmdavs sl, {r0, r3, r5, r7, r8, fp, sp, lr}^ │ │ │ │ vhsub.u8 d20, d16, d17 │ │ │ │ - bcs 1790bc <__read_chk@plt+0x113ce8> │ │ │ │ - bl 38d5e0 <__read_chk@plt+0x32820c> │ │ │ │ + bcs 17904c <__read_chk@plt+0x113c78> │ │ │ │ + bl 38d570 <__read_chk@plt+0x32819c> │ │ │ │ strmi r0, [r1, #2311]! @ 0x907 │ │ │ │ strbmi sp, [r8], -r0, ror #21 │ │ │ │ @ instruction: 0xf7fe464f │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmibvs fp!, {r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stcle 5, cr4, [r3], #-300 @ 0xfffffed4 │ │ │ │ streq pc, [r1], #-111 @ 0xffffff91 │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strmi r6, [r1], -fp, ror #16 │ │ │ │ andmi pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8534630 │ │ │ │ - bne ff324f1c <__read_chk@plt+0xff2bfb48> │ │ │ │ + bne ff324eac <__read_chk@plt+0xff2bfad8> │ │ │ │ andsvs r9, r9, ip, lsl #22 │ │ │ │ stc2l 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blle fe7ea3bc <__read_chk@plt+0xfe784fe8> │ │ │ │ + blle fe7ea34c <__read_chk@plt+0xfe784f78> │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ @ instruction: 0xffacf7fe │ │ │ │ smlsdxcc r1, r0, r7, lr │ │ │ │ stclle 2, cr4, [lr], {161} @ 0xa1 │ │ │ │ @ instruction: 0xe7f546b1 │ │ │ │ - bl feb2a7b4 <__read_chk@plt+0xfeac53e0> │ │ │ │ + bl feb2a744 <__read_chk@plt+0xfeac5370> │ │ │ │ @ instruction: 0xf78c0707 │ │ │ │ - stmdavs r9!, {r1, fp, sp, lr, pc}^ │ │ │ │ + stmdavs r9!, {r1, r3, r4, r5, fp, sp, lr, pc}^ │ │ │ │ strmi r6, [r2], -fp, lsr #16 │ │ │ │ eoreq pc, r7, r1, asr r8 @ │ │ │ │ stmdbls r1, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf1a13b00 │ │ │ │ svclt 0x00180102 │ │ │ │ strmi r2, [sl], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0xf7ff4641 │ │ │ │ @ instruction: 0x4603fe51 │ │ │ │ cmple r4, r0, lsl #16 │ │ │ │ stccs 12, cr9, [r0], {1} │ │ │ │ stmibvs fp!, {r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ ldcle 5, cr4, [sp, #300]! @ 0x12c │ │ │ │ cdpne 6, 6, cr4, cr6, cr0, {2} │ │ │ │ - svc 0x00e4f78b │ │ │ │ + ldmda ip, {r2, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdavs ip!, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ strbmi r4, [r1], -r2, lsl #12 │ │ │ │ @ instruction: 0xf85468db │ │ │ │ - blcc d8fa0 <__read_chk@plt+0x73bcc> │ │ │ │ + blcc d8f30 <__read_chk@plt+0x73b5c> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf7ff4430 │ │ │ │ @ instruction: 0x4601fe37 │ │ │ │ adcle r2, r9, r0, lsl #16 │ │ │ │ ldrtmi r6, [r8], -fp, ror #16 │ │ │ │ andls pc, r0, fp, asr #17 │ │ │ │ streq pc, [r2], #-111 @ 0xffffff91 │ │ │ │ eorcc pc, r7, r3, asr r8 @ │ │ │ │ - blls 3dfa4c <__read_chk@plt+0x37a678> │ │ │ │ + blls 3df9dc <__read_chk@plt+0x37a608> │ │ │ │ @ instruction: 0xf7fc6019 │ │ │ │ @ instruction: 0xf8cbfc19 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf8cb4620 │ │ │ │ @ instruction: 0xf8536000 │ │ │ │ ldrtmi r3, [r4], -r4, lsr #32 │ │ │ │ - blls 3dfa70 <__read_chk@plt+0x37a69c> │ │ │ │ + blls 3dfa00 <__read_chk@plt+0x37a62c> │ │ │ │ @ instruction: 0xf7fc6019 │ │ │ │ @ instruction: 0xf8cbfc07 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ stmdavs sl!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ @ instruction: 0xf8cb4603 │ │ │ │ strbmi r4, [r8], -r0 │ │ │ │ eorne pc, r9, r2, asr r8 @ │ │ │ │ - blls 3df8d4 <__read_chk@plt+0x37a500> │ │ │ │ + blls 3df864 <__read_chk@plt+0x37a490> │ │ │ │ @ instruction: 0xf7fc6019 │ │ │ │ @ instruction: 0xf8cbfbf5 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ - bcs 17cf44 <__read_chk@plt+0x117b70> │ │ │ │ + bcs 17ced4 <__read_chk@plt+0x117b00> │ │ │ │ ssatmi sp, #18, r2, lsl #1 │ │ │ │ stmdavs sl!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8cb4638 │ │ │ │ strbmi r9, [ip], -r0 │ │ │ │ eorne pc, r7, r2, asr r8 @ │ │ │ │ - blls 3df900 <__read_chk@plt+0x37a52c> │ │ │ │ + blls 3df890 <__read_chk@plt+0x37a4bc> │ │ │ │ @ instruction: 0xf7fc6019 │ │ │ │ @ instruction: 0xf8cbfbdf │ │ │ │ strb r0, [r1, -r4]! │ │ │ │ - eorseq r5, r4, r4, lsr fp │ │ │ │ + eorseq r5, r4, r4, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, sl, r6, lsr #25 │ │ │ │ + eorseq r4, sl, r6, lsl sp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 3, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0xf10db0eb │ │ │ │ stmib sp, {r2, r5, r7, r8, fp}^ │ │ │ │ tstcs r5, r9, lsl #4 │ │ │ │ @@ -118528,34 +118500,34 @@ │ │ │ │ strls r9, [fp], #-3188 @ 0xfffff38c │ │ │ │ ldcmi 0, cr9, [r3], {4} │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ cmnls r9, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf1044b90 │ │ │ │ ldrbtmi r0, [fp], #-12 │ │ │ │ - blls 1e3dc2c <__read_chk@plt+0x1dd8858> │ │ │ │ + blls 1e3dbbc <__read_chk@plt+0x1dd87e8> │ │ │ │ @ instruction: 0xf099930c │ │ │ │ stmibmi sp, {r0, r1, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strcs r6, [r0], #-2272 @ 0xfffff720 │ │ │ │ @ instruction: 0x46234479 │ │ │ │ @ instruction: 0xf8894622 │ │ │ │ @ instruction: 0xf0994000 │ │ │ │ teqplt r0, fp @ @ p-variant is OBSOLETE │ │ │ │ rsbcs r4, r4, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf78c4648 │ │ │ │ - @ instruction: 0xf889e848 │ │ │ │ + @ instruction: 0xf889e880 │ │ │ │ stmibmi r5, {r2, r5, r6, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - blvc fe296460 <__read_chk@plt+0xfe23108c> │ │ │ │ + blvc fe2963f0 <__read_chk@plt+0xfe23101c> │ │ │ │ stcmi 4, cr4, [r3], {121} @ 0x79 │ │ │ │ - ldc 7, cr15, [ip, #-556]! @ 0xfffffdd4 │ │ │ │ + ldcl 7, cr15, [r4, #-556]! @ 0xfffffdd4 │ │ │ │ @ instruction: 0x46192396 │ │ │ │ stmdbeq r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrbmi r2, [r8], -r1, lsl #4 │ │ │ │ - svc 0x0048f78b │ │ │ │ + svc 0x0080f78b │ │ │ │ @ instruction: 0xf8df4b7e │ │ │ │ svcge 0x000fa1fc │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ ldrbtmi r4, [ip], #-2941 @ 0xfffff483 │ │ │ │ @ instruction: 0xf10d44fa │ │ │ │ ldrbtmi r0, [fp], #-2104 @ 0xfffff7c8 │ │ │ │ movwls r2, #30208 @ 0x7600 │ │ │ │ @@ -118564,24 +118536,24 @@ │ │ │ │ ldmvs r8, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8c82370 │ │ │ │ @ instruction: 0xf0993000 │ │ │ │ stmdacs r2, {r0, r2, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4651dc58 │ │ │ │ @ instruction: 0x46534652 │ │ │ │ sbcscs pc, r8, r4, asr #17 │ │ │ │ - bls 26a968 <__read_chk@plt+0x205594> │ │ │ │ + bls 26a8f8 <__read_chk@plt+0x205524> │ │ │ │ sbcne pc, r8, r4, asr #17 │ │ │ │ andlt lr, r0, #3358720 @ 0x334000 │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ stmdbls r4, {r1, fp, sp, lr} │ │ │ │ sbccc pc, ip, r4, asr #17 │ │ │ │ sbcscc pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf10c2365 │ │ │ │ - @ instruction: 0x1ec3fbdb │ │ │ │ - blcs 7ea8c0 <__read_chk@plt+0x7854ec> │ │ │ │ + vdivne.f64 d31, d19, d3 │ │ │ │ + blcs 7ea850 <__read_chk@plt+0x78547c> │ │ │ │ andge sp, r2, #68, 16 @ 0x440000 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ @ instruction: 0xffffffb1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ @@ -118606,256 +118578,256 @@ │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, sp, asr #1 │ │ │ │ - blmi 12eba4c <__read_chk@plt+0x1286678> │ │ │ │ + blmi 12eb9dc <__read_chk@plt+0x1286608> │ │ │ │ ldrbtmi r9, [sl], #-2311 @ 0xfffff6f9 │ │ │ │ @ instruction: 0xe7a3447b │ │ │ │ ldrtmi r4, [r9], -r6, asr #22 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx ffe153ac <__read_chk@plt+0xffdaffd8> │ │ │ │ + blx ffe1533c <__read_chk@plt+0xffdaff68> │ │ │ │ rsble r2, r5, r1, lsl #26 │ │ │ │ mulcs r0, r9, r8 │ │ │ │ - bcs f7240 <__read_chk@plt+0x91e6c> │ │ │ │ - blcs 10d2a0 <__read_chk@plt+0xa7ecc> │ │ │ │ + bcs f71d0 <__read_chk@plt+0x91dfc> │ │ │ │ + blcs 10d230 <__read_chk@plt+0xa7e5c> │ │ │ │ stcls 1, cr13, [ip], {81} @ 0x51 │ │ │ │ - blls 3aaa88 <__read_chk@plt+0x3456b4> │ │ │ │ + blls 3aaa18 <__read_chk@plt+0x345644> │ │ │ │ ldrdeq lr, [r9, -sp] │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ - bmi fd8908 <__read_chk@plt+0xf73534> │ │ │ │ + bmi fd8898 <__read_chk@plt+0xf734c4> │ │ │ │ ldrbtmi r4, [sl], #-2862 @ 0xfffff4d2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsblt sp, fp, pc, asr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x46394b35 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx fec953f8 <__read_chk@plt+0xfec30024> │ │ │ │ + blx fec95388 <__read_chk@plt+0xfec2ffb4> │ │ │ │ orrslt r4, r0, r1, lsl #12 │ │ │ │ ldrtmi r2, [r8], -r4, ror #4 │ │ │ │ - svc 0x0086f78b │ │ │ │ + svc 0x00bef78b │ │ │ │ @ instruction: 0xf8872300 │ │ │ │ ldrb r3, [pc, -r4, rrx] │ │ │ │ ldrtmi r4, [r9], -sp, lsr #22 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx 31541c <__read_chk@plt+0x2b0048> │ │ │ │ + blx 3153ac <__read_chk@plt+0x2affd8> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andcs sp, r7, ip, ror #3 │ │ │ │ - stc2 1, cr15, [r2, #-56] @ 0xffffffc8 │ │ │ │ + stc2 1, cr15, [sl], #56 @ 0x38 │ │ │ │ stcls 7, cr14, [r8], {80} @ 0x50 │ │ │ │ stmdbmi r6!, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78b4479 │ │ │ │ - eorvs lr, r0, ip, ror #24 │ │ │ │ + eorvs lr, r0, r4, lsr #25 │ │ │ │ andeq pc, r4, pc, rrx │ │ │ │ stcls 7, cr14, [r8], {197} @ 0xc5 │ │ │ │ stmdbmi r1!, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78b4479 │ │ │ │ - eorvs lr, r0, r0, ror #24 │ │ │ │ + mlavs r0, r8, ip, lr │ │ │ │ andeq pc, r3, pc, rrx │ │ │ │ ldrhlt lr, [lr, #-121] @ 0xffffff87 │ │ │ │ ldr r2, [r5, -r0, lsl #12]! │ │ │ │ ldrtmi fp, [r9], -r3, ror #2 │ │ │ │ strbmi r2, [r8], -r4, ror #4 │ │ │ │ - svc 0x0052f78b │ │ │ │ + svc 0x008af78b │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ str r3, [r4, r4, rrx]! │ │ │ │ - bls 42be6c <__read_chk@plt+0x3c6a98> │ │ │ │ + bls 42bdfc <__read_chk@plt+0x3c6a28> │ │ │ │ @ instruction: 0xe72758d6 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf78be7a5 │ │ │ │ - svclt 0x0000ebce │ │ │ │ - eorseq r5, r4, lr, lsr #17 │ │ │ │ + svclt 0x0000ec06 │ │ │ │ + eorseq r5, r4, lr, lsl r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, sl, lr, lsr #20 │ │ │ │ - mlaseq r4, r2, r8, r5 │ │ │ │ - eoreq r2, sp, ip, lsr r9 │ │ │ │ - andseq r6, r8, r8, asr r2 │ │ │ │ - ldrsbteq sl, [r6], -lr │ │ │ │ - eorseq r4, sl, r4, asr #19 │ │ │ │ - eoreq r2, sp, ip, ror #17 │ │ │ │ - andseq r1, r7, sl, asr #3 │ │ │ │ - ldrsheq r1, [r7], -r6 │ │ │ │ - ldrsheq r1, [r7], -ip │ │ │ │ + mlaseq sl, lr, sl, r4 │ │ │ │ + eorseq r5, r4, r2, lsl #18 │ │ │ │ + eoreq r2, sp, r0, asr #16 │ │ │ │ + andseq r6, r8, ip, ror #2 │ │ │ │ + eorseq sl, r6, lr, asr #16 │ │ │ │ + eorseq r4, sl, r4, lsr sl │ │ │ │ + strdeq r2, [sp], -r0 @ │ │ │ │ + andseq r1, r7, r2, lsl r1 │ │ │ │ + andseq r1, r7, lr, lsr r0 │ │ │ │ + andseq r1, r7, r4, asr #32 │ │ │ │ + eorseq r4, sl, r4, asr #18 │ │ │ │ + eorseq r5, r4, r6, lsl #15 │ │ │ │ + ldrshteq r4, [sl], -r8 │ │ │ │ ldrsbteq r4, [sl], -r4 │ │ │ │ - eorseq r5, r4, r6, lsl r7 │ │ │ │ - eorseq r4, sl, r8, lsl #17 │ │ │ │ - eorseq r4, sl, r4, ror #16 │ │ │ │ - andseq r6, r8, r8, ror #1 │ │ │ │ - ldrheq r6, [r8], -r8 │ │ │ │ + @ instruction: 0x00185ffc │ │ │ │ + andseq r5, r8, ip, asr #31 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - blle e20a7c <__read_chk@plt+0xdbb6a8> │ │ │ │ + blle e20a0c <__read_chk@plt+0xdbb638> │ │ │ │ ldrbtmi r4, [fp], #-2859 @ 0xfffff4d5 │ │ │ │ ldmibvs r9, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ - stcle 2, cr4, [pc, #-580]! @ d903c <__read_chk@plt+0x73c68> │ │ │ │ + stcle 2, cr4, [pc, #-580]! @ d8fcc <__read_chk@plt+0x73bf8> │ │ │ │ @ instruction: 0xf9316919 │ │ │ │ @ instruction: 0xf1bcc012 │ │ │ │ stcle 15, cr0, [r9, #-0] │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ @ instruction: 0x4603b410 │ │ │ │ eormi pc, r2, r1, asr r8 @ │ │ │ │ mrrcne 12, 14, r5, r9, cr2 │ │ │ │ eorle r2, r1, r9, lsl #20 │ │ │ │ teqle r0, pc @ │ │ │ │ - ble baa82c <__read_chk@plt+0xb45458> │ │ │ │ - bcs 19f0434 <__read_chk@plt+0x198b060> │ │ │ │ - bcs 110f33c <__read_chk@plt+0x10a9f68> │ │ │ │ - bcc 114f74c <__read_chk@plt+0x10ea378> │ │ │ │ + ble baa7bc <__read_chk@plt+0xb453e8> │ │ │ │ + bcs 19f03c4 <__read_chk@plt+0x198aff0> │ │ │ │ + bcs 110f2cc <__read_chk@plt+0x10a9ef8> │ │ │ │ + bcc 114f6dc <__read_chk@plt+0x10ea308> │ │ │ │ stmdale r3!, {r0, r1, r5, r9, fp, sp} │ │ │ │ @ instruction: 0xf002e8df │ │ │ │ stmdbcs r7!, {r0, r1, r2, r5, r8, r9, sl, sp} │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ eorcs r2, r2, #34816 @ 0x8800 │ │ │ │ eorcs r2, r2, #536870914 @ 0x20000002 │ │ │ │ stmdbcs r7!, {r0, r1, r2, r5, r8, r9, sl, sp} │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ strbeq r3, [r3, -r1] │ │ │ │ @ instruction: 0x460bd1fc │ │ │ │ - blle ff5aa87c <__read_chk@plt+0xff5454a8> │ │ │ │ - blmi 217468 <__read_chk@plt+0x1b2094> │ │ │ │ - bcs ab0b8 <__read_chk@plt+0x45ce4> │ │ │ │ + blle ff5aa80c <__read_chk@plt+0xff545438> │ │ │ │ + blmi 2173f8 <__read_chk@plt+0x1b2024> │ │ │ │ + bcs ab048 <__read_chk@plt+0x45c74> │ │ │ │ movwcc fp, #12036 @ 0x2f04 │ │ │ │ rscsle r3, r5, r1 │ │ │ │ andcc r3, r2, r2, lsl #6 │ │ │ │ strdcc lr, [r1], -r2 │ │ │ │ movwcc lr, #10223 @ 0x27ef │ │ │ │ movwcc lr, #55278 @ 0xd7ee │ │ │ │ ldcne 7, cr14, [sl], {236} @ 0xec │ │ │ │ - ble ffbaa8a0 <__read_chk@plt+0xffb454cc> │ │ │ │ + ble ffbaa830 <__read_chk@plt+0xffb4545c> │ │ │ │ stcpl 3, cr3, [r2], #12 │ │ │ │ - ble ffaaa8ac <__read_chk@plt+0xffa454d8> │ │ │ │ + ble ffaaa83c <__read_chk@plt+0xffa45468> │ │ │ │ @ instruction: 0xe7e34413 │ │ │ │ - mlaseq sl, sl, r7, r4 │ │ │ │ + eorseq r4, sl, sl, lsl #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strcc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ strmi r8, [r5], -ip, lsl #8 │ │ │ │ @ instruction: 0x460e447b │ │ │ │ ldmvs ip, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - bcs f38dc <__read_chk@plt+0x8e508> │ │ │ │ + bcs f386c <__read_chk@plt+0x8e498> │ │ │ │ addmi fp, r3, #8, 30 │ │ │ │ addshi pc, r5, r0 │ │ │ │ @ instruction: 0x46174bfd │ │ │ │ ldrdge pc, [ip], -r4 @ │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ @ instruction: 0xff42f7fe │ │ │ │ movwcs lr, #22996 @ 0x59d4 │ │ │ │ - blle 1e9de8 <__read_chk@plt+0x184a14> │ │ │ │ + blle 1e9d78 <__read_chk@plt+0x1849a4> │ │ │ │ svclt 0x00b82b01 │ │ │ │ cdpne 3, 5, cr2, cr13, cr1, {0} │ │ │ │ stmdavs r3!, {r0, r2, r5, r6, r8, sp, lr} │ │ │ │ - blcs 1734fc <__read_chk@plt+0x10e128> │ │ │ │ + blcs 17348c <__read_chk@plt+0x10e0b8> │ │ │ │ hvclt 64769 @ 0xfd01 │ │ │ │ stmdavs r3!, {r1, r2, r3, r8, ip, sp, pc} │ │ │ │ ldrdvs r6, [r5, #-14]! │ │ │ │ @ instruction: 0xf95cf7ff │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bl febb3938 <__read_chk@plt+0xfeb4e564> │ │ │ │ - blne 175bfd8 <__read_chk@plt+0x16f6c04> │ │ │ │ + bl febb38c8 <__read_chk@plt+0xfeb4e4f4> │ │ │ │ + blne 175bf68 <__read_chk@plt+0x16f6b94> │ │ │ │ ldrbmi r3, [sl, #-522] @ 0xfffffdf6 │ │ │ │ - bne ffbcff70 <__read_chk@plt+0xffb6ab9c> │ │ │ │ + bne ffbcff00 <__read_chk@plt+0xffb6ab2c> │ │ │ │ ldrbmi r3, [fp, #-778] @ 0xfffffcf6 │ │ │ │ - bvs fe90ff68 <__read_chk@plt+0xfe8aab94> │ │ │ │ + bvs fe90fef8 <__read_chk@plt+0xfe8aab24> │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ @ instruction: 0xf10f3901 │ │ │ │ - stmdacs r0, {r0, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r3, r8, fp, ip, sp, lr, pc} │ │ │ │ stmdbvs r3!, {r1, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stmdavs r2!, {r1, r2, r5, r6, r8, pc} │ │ │ │ svccs 0x000068d7 │ │ │ │ adcsmi fp, r7, #24, 30 @ 0x60 │ │ │ │ msrhi SPSR_sx, r0, asr #32 │ │ │ │ vqsub.u8 d4, d16, d13 │ │ │ │ - blle bf97e4 <__read_chk@plt+0xb94410> │ │ │ │ + blle bf9774 <__read_chk@plt+0xb943a0> │ │ │ │ stmdavs r3!, {r3, r5, r7, r8, sp, lr, pc}^ │ │ │ │ - beq 12d3d30 <__read_chk@plt+0x126e95c> │ │ │ │ + beq 12d3cc0 <__read_chk@plt+0x126e8ec> │ │ │ │ ldrtmi r6, [r1], -r0, lsr #21 │ │ │ │ eorcs pc, r7, r3, asr r8 @ │ │ │ │ @ instruction: 0xf9336923 │ │ │ │ mcrcs 0, 0, r3, cr0, cr7, {0} │ │ │ │ mrshi pc, (UNDEF: 8) @ │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ - stc2l 1, cr15, [lr], #-56 @ 0xffffffc8 │ │ │ │ + ldc2 1, cr15, [r6], {14} │ │ │ │ stc2 0, cr15, [lr, #-360] @ 0xfffffe98 │ │ │ │ @ instruction: 0xf8d9b198 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d33280 │ │ │ │ stmdbvs r3!, {r2, ip, sp, pc} │ │ │ │ andcc pc, sl, r3, lsr r9 @ │ │ │ │ - blle 1ea99c <__read_chk@plt+0x1855c8> │ │ │ │ + blle 1ea92c <__read_chk@plt+0x185558> │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ strmi pc, [r3, #3869] @ 0xf1d │ │ │ │ @ instruction: 0xf10fdd01 │ │ │ │ - stmdbvs r3!, {r0, r1, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r3!, {r0, r1, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ vhsub.u8 d20, d16, d27 │ │ │ │ @ instruction: 0xf04f80ec │ │ │ │ @ instruction: 0xf10f30ff │ │ │ │ - stmdavs r3!, {r0, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, r6, r8, fp, sp, lr}^ │ │ │ │ cmnvs r7, r1, lsl #30 │ │ │ │ @ instruction: 0xf8d92b02 │ │ │ │ svclt 0x00083000 │ │ │ │ @ instruction: 0xf5031b7f │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq r8, sl, r1, r3 │ │ │ │ - bvs fe90eb6c <__read_chk@plt+0xfe8a9798> │ │ │ │ - blx 17158ae <__read_chk@plt+0x16b04da> │ │ │ │ + bvs fe90eafc <__read_chk@plt+0xfe8a9728> │ │ │ │ + blx 11583e <__read_chk@plt+0xb046a> │ │ │ │ @ instruction: 0x4628e7bb │ │ │ │ stc2l 7, cr15, [r0], {254} @ 0xfe │ │ │ │ addsle r2, r3, r0, lsl #30 │ │ │ │ movwls lr, #14216 @ 0x3788 │ │ │ │ addle r2, fp, r0, lsl #18 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ ldrdlt pc, [ip], -sl │ │ │ │ addle r4, r5, fp, lsl #11 │ │ │ │ - bl fe973f20 <__read_chk@plt+0xfe90eb4c> │ │ │ │ + bl fe973eb0 <__read_chk@plt+0xfe90eadc> │ │ │ │ strmi r0, [r8], -r0, lsl #18 │ │ │ │ @ instruction: 0xff6ef7fb │ │ │ │ ldmibvs r7!, {r3, r4, r5, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ stmdblt pc, {r0, r1, r8, r9, fp, ip, pc} @ │ │ │ │ stmdbvs r3!, {r0, r1, r3, r5, sp, lr, pc}^ │ │ │ │ addsmi r6, r8, #56, 16 @ 0x380000 │ │ │ │ - bvs 990134 <__read_chk@plt+0x92ad60> │ │ │ │ + bvs 9900c4 <__read_chk@plt+0x92acf0> │ │ │ │ addmi r4, r2, #436207616 @ 0x1a000000 │ │ │ │ stmdavs r3!, {r2, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ ldmdavs fp, {r1, r7, r9, sl, lr}^ │ │ │ │ - blmi fe9a40cc <__read_chk@plt+0xfe93ecf8> │ │ │ │ - bl fe9090e8 <__read_chk@plt+0xfe8a3d14> │ │ │ │ + blmi fe9a405c <__read_chk@plt+0xfe93ec88> │ │ │ │ + bl fe909078 <__read_chk@plt+0xfe8a3ca4> │ │ │ │ @ instruction: 0xf8580a05 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311af893 │ │ │ │ @ instruction: 0xf100075a │ │ │ │ stmdbvs r3!, {r1, r4, r6, r7, pc} │ │ │ │ stmdavs r2!, {r3, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf9332100 │ │ │ │ @ instruction: 0xf852301a │ │ │ │ strls r2, [r0], -sl, lsr #32 │ │ │ │ - blx 1592e │ │ │ │ + blx fea158be <__read_chk@plt+0xfe9b04ea> │ │ │ │ svccs 0x000068bf │ │ │ │ @ instruction: 0xf8d4d1d7 │ │ │ │ @ instruction: 0xf8daa000 │ │ │ │ ldrbmi fp, [r8], -ip │ │ │ │ @ instruction: 0xff3af7fb │ │ │ │ teqle r5, r0, lsl #16 │ │ │ │ @ instruction: 0x701cf8db │ │ │ │ @@ -118866,238 +118838,238 @@ │ │ │ │ ldrmi r6, [r3], #-2594 @ 0xfffff5de │ │ │ │ ldclle 2, cr4, [r5, #524]! @ 0x20c │ │ │ │ strdlt r6, [fp, -r3]! │ │ │ │ addmi r6, r2, #1703936 @ 0x1a0000 │ │ │ │ ldmvs fp, {r4, r5, r6, r7, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldmdavs fp, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blmi fe1e4148 <__read_chk@plt+0xfe17ed74> │ │ │ │ - bl fe909174 <__read_chk@plt+0xfe8a3da0> │ │ │ │ + blmi fe1e40d8 <__read_chk@plt+0xfe17ed04> │ │ │ │ + bl fe909104 <__read_chk@plt+0xfe8a3d30> │ │ │ │ strmi r0, [r2], r5, lsl #20 │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq fp, sl, r1, r3 │ │ │ │ rschi pc, sp, r0, lsl #2 │ │ │ │ strbmi r6, [r8], #-2339 @ 0xfffff6dd │ │ │ │ tstcs r0, r2, ror #16 │ │ │ │ andscc pc, sl, r3, lsr r9 @ │ │ │ │ eorcs pc, sl, r2, asr r8 @ │ │ │ │ @ instruction: 0xf10e9600 │ │ │ │ - @ instruction: 0xe7cffbbd │ │ │ │ + strb pc, [pc, r5, ror #22] @ │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ andvs pc, ip, sl, asr #17 │ │ │ │ - bvs fe9131c0 <__read_chk@plt+0xfe8addec> │ │ │ │ + bvs fe913150 <__read_chk@plt+0xfe8add7c> │ │ │ │ stmdacc r1, {r3, r4, r6, sl, lr} │ │ │ │ - blx ff4959c0 <__read_chk@plt+0xff4305ec> │ │ │ │ - b 14b3718 <__read_chk@plt+0x144e344> │ │ │ │ - bvs fe8dbeac <__read_chk@plt+0xfe876ad8> │ │ │ │ + blx 1e95950 <__read_chk@plt+0x1e3057c> │ │ │ │ + b 14b36a8 <__read_chk@plt+0x144e2d4> │ │ │ │ + bvs fe8dbe3c <__read_chk@plt+0xfe876a68> │ │ │ │ @ instruction: 0xf8534631 │ │ │ │ ldrbmi r2, [r8], #-39 @ 0xffffffd9 │ │ │ │ stmdacc r1, {r0, r1, r5, r8, fp, sp, lr} │ │ │ │ andscc pc, r7, r3, lsr r9 @ │ │ │ │ rsbsle r2, r3, r0, lsl #28 │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ - blx fe9159e6 <__read_chk@plt+0xfe8b0612> │ │ │ │ + blx 1315976 <__read_chk@plt+0x12b05a2> │ │ │ │ mcrr2 0, 5, pc, r0, cr10 @ │ │ │ │ @ instruction: 0xf8d9b1a0 │ │ │ │ stmdbvs r2!, {ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ andcs pc, sl, r2, lsr r9 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ movwls r6, #14427 @ 0x385b │ │ │ │ - blle 22a034 <__read_chk@plt+0x1c4c60> │ │ │ │ + blle 229fc4 <__read_chk@plt+0x1c4bf0> │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ - blls 1d8f10 <__read_chk@plt+0x173b3c> │ │ │ │ + blls 1d8ea0 <__read_chk@plt+0x173acc> │ │ │ │ stcle 2, cr4, [r1, #-524] @ 0xfffffdf4 │ │ │ │ - blx 1215a1a <__read_chk@plt+0x11b0646> │ │ │ │ + blx ffc159a8 <__read_chk@plt+0xffbb05d4> │ │ │ │ movwcc r6, #6499 @ 0x1963 │ │ │ │ adcmi r6, fp, #-1073741800 @ 0xc0000018 │ │ │ │ andcs sp, r1, fp, lsl sl │ │ │ │ - @ instruction: 0xf8c2f10f │ │ │ │ + @ instruction: 0xf86af10f │ │ │ │ ldmdavs sl, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - bcs 173b80 <__read_chk@plt+0x10e7ac> │ │ │ │ + bcs 173b10 <__read_chk@plt+0x10e73c> │ │ │ │ svclt 0x000a69a2 │ │ │ │ - bl 3a01b8 <__read_chk@plt+0x33ade4> │ │ │ │ - bl feb9b20c <__read_chk@plt+0xfeb35e38> │ │ │ │ + bl 3a0148 <__read_chk@plt+0x33ad74> │ │ │ │ + bl feb9b19c <__read_chk@plt+0xfeb35dc8> │ │ │ │ adcsmi r0, sl, #1835008 @ 0x1c0000 │ │ │ │ @ instruction: 0xf8d9ddeb │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq fp, sl, r1, r3 │ │ │ │ @ instruction: 0xe7b2d5b8 │ │ │ │ stmiavs r9, {r0, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf10fe6f4 │ │ │ │ - teqplt lr, #7012352 @ p-variant is OBSOLETE @ 0x6b0000 │ │ │ │ + teqplt lr, #1245184 @ p-variant is OBSOLETE @ 0x130000 │ │ │ │ ldmvs sl, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ strhtle r4, [r3], -r2 │ │ │ │ movwlt r6, #31223 @ 0x79f7 │ │ │ │ stmdbvs r3!, {r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ - blle 6ea0a0 <__read_chk@plt+0x684ccc> │ │ │ │ + blle 6ea030 <__read_chk@plt+0x684c5c> │ │ │ │ ldrmi r6, [r9], #-2593 @ 0xfffff5df │ │ │ │ - ble 5ea068 <__read_chk@plt+0x584c94> │ │ │ │ + ble 5e9ff8 <__read_chk@plt+0x584c24> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x111af891 │ │ │ │ strtle r0, [r0], #-1865 @ 0xfffff8b7 │ │ │ │ stmdavs r0!, {r0, r4, r6, r7, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf9336923 │ │ │ │ @ instruction: 0xf8503012 │ │ │ │ - bvs fe8e16e8 <__read_chk@plt+0xfe87c314> │ │ │ │ + bvs fe8e1678 <__read_chk@plt+0xfe87c2a4> │ │ │ │ strmi r9, [r8], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xf10e2100 │ │ │ │ - ldmvs pc!, {r0, r6, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + ldmvs pc!, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ bicsle r2, pc, r0, lsl #30 │ │ │ │ sbcsvs r6, lr, r3, lsr #16 │ │ │ │ @ instruction: 0xf8584b37 │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ - ldc 7, cr15, [r6, #-556]! @ 0xfffffdd4 │ │ │ │ + stcl 7, cr15, [lr, #-556]! @ 0xfffffdd4 │ │ │ │ strbmi lr, [r8], #-1678 @ 0xfffff972 │ │ │ │ - blx 1495ac0 <__read_chk@plt+0x14306ec> │ │ │ │ + @ instruction: 0xf9f6f10e │ │ │ │ @ instruction: 0xe7286838 │ │ │ │ stmiavs r9, {r0, r5, fp, sp, lr}^ │ │ │ │ - bvs fe9134b4 <__read_chk@plt+0xfe8ae0e0> │ │ │ │ + bvs fe913444 <__read_chk@plt+0xfe8ae070> │ │ │ │ ldrmi r1, [r8], #-2771 @ 0xfffff52d │ │ │ │ - blx 1215ad4 <__read_chk@plt+0x11b0700> │ │ │ │ + @ instruction: 0xf9ecf10e │ │ │ │ stmdbvs r3!, {r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ adcmi lr, fp, #56098816 @ 0x3580000 │ │ │ │ @ instruction: 0xf73fdb9f │ │ │ │ - @ instruction: 0xf10faece │ │ │ │ - strb pc, [r1, r5, lsr #16]! @ │ │ │ │ + @ instruction: 0xf10eaece │ │ │ │ + strb pc, [r1, sp, asr #31]! @ │ │ │ │ movwls r4, #13880 @ 0x3638 │ │ │ │ mcr2 7, 3, pc, cr2, cr11, {7} @ │ │ │ │ stmdacs r0, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr2, cr15, {3} │ │ │ │ svccs 0x000069ff │ │ │ │ mcrge 4, 4, pc, cr14, cr15, {1} @ │ │ │ │ - bl fe974154 <__read_chk@plt+0xfe90ed80> │ │ │ │ + bl fe9740e4 <__read_chk@plt+0xfe90ed10> │ │ │ │ and r0, pc, r3, lsl #20 │ │ │ │ ldrbmi r6, [r0], #-2145 @ 0xfffff79f │ │ │ │ @ instruction: 0xf9336923 │ │ │ │ @ instruction: 0xf8513012 │ │ │ │ tstcs r0, r2, lsr #32 │ │ │ │ @ instruction: 0xf10e9600 │ │ │ │ - ldmvs pc!, {r0, r1, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + ldmvs pc!, {r0, r1, r3, r5, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ svccs 0x00006963 │ │ │ │ mrcge 4, 3, APSR_nzcv, cr10, cr15, {1} │ │ │ │ ldmdavs r8!, {r0, r2, r3, r4, r7, r9, lr} │ │ │ │ svclt 0x00b8462a │ │ │ │ addmi r4, r2, #27262976 @ 0x1a00000 │ │ │ │ - bvs 990acc <__read_chk@plt+0x92b6f8> │ │ │ │ + bvs 990a5c <__read_chk@plt+0x92b688> │ │ │ │ svclt 0x00d4429d │ │ │ │ ldmne r2, {r1, r4, r6, r8, fp, ip}^ │ │ │ │ stclle 2, cr4, [ip, #520]! @ 0x208 │ │ │ │ strmi r6, [r2], -r3, lsr #16 │ │ │ │ - blcs 173880 <__read_chk@plt+0x10e4ac> │ │ │ │ + blcs 173810 <__read_chk@plt+0x10e43c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - blne 118933c <__read_chk@plt+0x1123f68> │ │ │ │ + blne 11892cc <__read_chk@plt+0x1123ef8> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311af893 │ │ │ │ ldrble r0, [r3, #1881] @ 0x759 │ │ │ │ andls r4, r3, #80, 8 @ 0x50000000 │ │ │ │ - @ instruction: 0xf9faf10e │ │ │ │ - bls 1b3814 <__read_chk@plt+0x14e440> │ │ │ │ + @ instruction: 0xf9a2f10e │ │ │ │ + bls 1b37a4 <__read_chk@plt+0x14e3d0> │ │ │ │ strbmi lr, [r8], #-1996 @ 0xfffff834 │ │ │ │ - @ instruction: 0xf9f4f10e │ │ │ │ + @ instruction: 0xf99cf10e │ │ │ │ smladx sp, r8, r8, r6 │ │ │ │ - @ instruction: 0xffdaf10e │ │ │ │ + @ instruction: 0xff82f10e │ │ │ │ svclt 0x0000e76e │ │ │ │ - eorseq r4, sl, ip, asr #13 │ │ │ │ - eorseq r5, r4, ip, lsr r5 │ │ │ │ + eorseq r4, sl, ip, lsr r7 │ │ │ │ + eorseq r5, r4, ip, lsr #11 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec30960 <__read_chk@plt+0xfebcb58c> │ │ │ │ + bl fec308f0 <__read_chk@plt+0xfebcb51c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ ldrmi r6, [sp], -r2, lsl #29 │ │ │ │ ldrmi fp, [r0, r2, asr #2] │ │ │ │ movwcs fp, #4360 @ 0x1108 │ │ │ │ - blmi 3f1824 <__read_chk@plt+0x38c450> │ │ │ │ + blmi 3f17b4 <__read_chk@plt+0x38c3e0> │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xbd386958 │ │ │ │ smlabbcs r1, ip, r6, r4 │ │ │ │ @ instruction: 0xf7fd4660 │ │ │ │ mcrrne 12, 5, pc, r3, cr13 @ │ │ │ │ stmdacs r1, {r1, r2, ip, lr, pc} │ │ │ │ vand , q8, │ │ │ │ ldrdvs r2, [r3], -sl @ │ │ │ │ strb r6, [ip, r8, lsr #32]! │ │ │ │ ldrbtmi r4, [r8], #-2051 @ 0xfffff7fd │ │ │ │ @ instruction: 0xf984f0a6 │ │ │ │ svclt 0x0000e7e7 │ │ │ │ - mlaseq sl, r8, r2, r4 │ │ │ │ - andseq ip, r7, r6, ror #7 │ │ │ │ + eorseq r4, sl, r8, lsl #6 │ │ │ │ + @ instruction: 0x0017c2fa │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ - bne ff117b40 <__read_chk@plt+0xff0b276c> │ │ │ │ + bne ff117ad0 <__read_chk@plt+0xff0b26fc> │ │ │ │ @ instruction: 0xf8dfb0b9 │ │ │ │ strmi r5, [r4], -r0, asr #21 │ │ │ │ - bcs ff017b4c <__read_chk@plt+0xfefb2778> │ │ │ │ + bcs ff017adc <__read_chk@plt+0xfefb2708> │ │ │ │ ldrbtmi r4, [sp], #-1145 @ 0xfffffb87 │ │ │ │ @ instruction: 0xf8df950d │ │ │ │ @ instruction: 0xf04f3ab8 │ │ │ │ @ instruction: 0xf89037ff │ │ │ │ stmpl sl, {r2, r7, pc} │ │ │ │ ldrdls pc, [ip], -r4 │ │ │ │ eorsls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ vmul.i , q12, d1[7] │ │ │ │ @ instruction: 0xf0830340 │ │ │ │ @ instruction: 0xf0880301 │ │ │ │ stmdavs sl!, {r7, fp} │ │ │ │ @ instruction: 0xf043011b │ │ │ │ - b 149a438 <__read_chk@plt+0x1435064> │ │ │ │ + b 149a3c8 <__read_chk@plt+0x1434ff4> │ │ │ │ @ instruction: 0xf50218d8 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8921280 │ │ │ │ @ instruction: 0xf02000f4 │ │ │ │ movwmi r0, #12316 @ 0x301c │ │ │ │ andls r6, ip, r8, lsl #16 │ │ │ │ stmvs r8, {r1, r2, r9, sl, lr} │ │ │ │ - bne cff474 <__read_chk@plt+0xc9a0a0> │ │ │ │ + bne cff404 <__read_chk@plt+0xc9a030> │ │ │ │ @ instruction: 0xf88268ce │ │ │ │ - blne fe1a5c00 <__read_chk@plt+0xfe14082c> │ │ │ │ + blne fe1a5b90 <__read_chk@plt+0xfe1407bc> │ │ │ │ strcs r6, [r0], -sl, asr #16 │ │ │ │ - b 9a1908 <__read_chk@plt+0x93c534> │ │ │ │ + b 9a1898 <__read_chk@plt+0x93c4c4> │ │ │ │ movwls r7, #33763 @ 0x83e3 │ │ │ │ andls r6, sl, #8960 @ 0x2300 │ │ │ │ ldrls r2, [r1], -r0, lsl #4 │ │ │ │ movwls r9, #13844 @ 0x3614 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf1102316 │ │ │ │ - ldrtmi pc, [r1], -fp, ror #22 @ │ │ │ │ + @ instruction: 0x4631fb13 │ │ │ │ @ instruction: 0x46062230 │ │ │ │ @ instruction: 0xf78a3004 │ │ │ │ - stmdavs fp!, {r1, r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r2, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bcc b17be8 <__read_chk@plt+0xab2814> │ │ │ │ + bcc b17b78 <__read_chk@plt+0xab27a4> │ │ │ │ andne lr, r2, #3440640 @ 0x348000 │ │ │ │ stmib r6, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ strmi r7, [sl], #-265 @ 0xfffffef7 │ │ │ │ ldmvs sl, {r1, r4, r5, r6, r7, r9, sp, lr} │ │ │ │ addsvs r6, lr, r2, lsr r3 │ │ │ │ @ instruction: 0xf7fe6034 │ │ │ │ @ instruction: 0xf8d4fcbb │ │ │ │ - blge 8c58fc <__read_chk@plt+0x860528> │ │ │ │ + blge 8c588c <__read_chk@plt+0x8604b8> │ │ │ │ @ instruction: 0xf1bb9304 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ ldrmi r8, [lr], -r9, lsl #4 │ │ │ │ - bvs 193411c <__read_chk@plt+0x18ced48> │ │ │ │ - bvs ff9b4328 <__read_chk@plt+0xff94ef54> │ │ │ │ - blvs 90b0e0 <__read_chk@plt+0x8a5d0c> │ │ │ │ - blvs fe97462c <__read_chk@plt+0xfe90f258> │ │ │ │ + bvs 19340ac <__read_chk@plt+0x18cecd8> │ │ │ │ + bvs ff9b42b8 <__read_chk@plt+0xff94eee4> │ │ │ │ + blvs 90b070 <__read_chk@plt+0x8a5c9c> │ │ │ │ + blvs fe9745bc <__read_chk@plt+0xfe90f1e8> │ │ │ │ @ instruction: 0xf894c607 │ │ │ │ eorsvc r3, r3, ip, lsr r0 │ │ │ │ - blcs f3d40 <__read_chk@plt+0x8e96c> │ │ │ │ + blcs f3cd0 <__read_chk@plt+0x8e8fc> │ │ │ │ strbhi pc, [lr, #-0] @ │ │ │ │ - bllt fe5b3e48 <__read_chk@plt+0xfe54ea74> │ │ │ │ + bllt fe5b3dd8 <__read_chk@plt+0xfe54ea04> │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0x064910fe │ │ │ │ @ instruction: 0xf8d3d429 │ │ │ │ teqlt r1, #192 @ 0xc0 │ │ │ │ stmdbcc r7, {r0, r3, r7, r8, r9, fp, sp, lr} │ │ │ │ tstpeq r2, r1, lsr r0 @ p-variant is OBSOLETE │ │ │ │ @@ -119116,28 +119088,28 @@ │ │ │ │ @ instruction: 0xf0eb00bc │ │ │ │ stmdavs r3, {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ svclt 0x004406db │ │ │ │ cmnvs r3, r8, lsl #6 │ │ │ │ movwcs sp, #13313 @ 0x3401 │ │ │ │ cdpvs 1, 14, cr6, cr3, cr3, {3} │ │ │ │ - blcs 1a852c <__read_chk@plt+0x143158> │ │ │ │ + blcs 1a84bc <__read_chk@plt+0x1430e8> │ │ │ │ ldm pc, {r0, r1, r3, fp, ip, lr, pc}^ @ │ │ │ │ msreq SPSR_c, r3, lsl r0 │ │ │ │ @ instruction: 0x012b0147 │ │ │ │ stmiavs r0!, {r2}^ │ │ │ │ stc2 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavs fp!, {r2, r3, r4, r5, r6, r8, sl, pc} │ │ │ │ - beq 115a84 <__read_chk@plt+0xb06b0> │ │ │ │ + beq 115a14 <__read_chk@plt+0xb0640> │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ andcs r9, r0, #-268435456 @ 0xf0000000 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf7ab601a │ │ │ │ - svcls 0x0011f937 │ │ │ │ + svcls 0x0011f935 │ │ │ │ svccs 0x0000682b │ │ │ │ rschi pc, sl, r0, asr #32 │ │ │ │ ldmdbcs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ vmax.s8 q10, q0, q7 │ │ │ │ vmull.p8 , d4, d3 │ │ │ │ ldrbtmi r0, [sl], #-3584 @ 0xfffff200 │ │ │ │ @ instruction: 0xf8df9206 │ │ │ │ @@ -119161,15 +119133,15 @@ │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r8, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, r8, pc}^ │ │ │ │ eorcs pc, r3, r2, asr r8 @ │ │ │ │ andcs r9, r9, r6, lsl #18 │ │ │ │ - blx ff795e00 <__read_chk@plt+0xff730a2c> │ │ │ │ + blx fe195d90 <__read_chk@plt+0xfe1309bc> │ │ │ │ ldrbmi r6, [r0], -fp, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalsne pc, r4, r3, r8 @ │ │ │ │ biceq pc, r0, r1, asr #7 │ │ │ │ @ instruction: 0xf84cf7fe │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @@ -119200,46 +119172,46 @@ │ │ │ │ mvnshi pc, r0, lsl #2 │ │ │ │ ldrdls pc, [r4], #-132 @ 0xffffff7c │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stmiavs r0!, {r1, r2, r4, ip, lr, pc}^ │ │ │ │ stc2 7, cr15, [r8], {251} @ 0xfb │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ @ instruction: 0xf8dd47c8 │ │ │ │ - bvs 909ab8 <__read_chk@plt+0x8a46e4> │ │ │ │ - bvs fe974400 <__read_chk@plt+0xfe90f02c> │ │ │ │ + bvs 909a48 <__read_chk@plt+0x8a4674> │ │ │ │ + bvs fe974390 <__read_chk@plt+0xfe90efbc> │ │ │ │ stmia ip!, {r0, r1, r5, r6, r7, r9, fp, sp, lr} │ │ │ │ - blvs 8d9ac0 <__read_chk@plt+0x8746ec> │ │ │ │ - blvs fe97480c <__read_chk@plt+0xfe90f438> │ │ │ │ + blvs 8d9a50 <__read_chk@plt+0x87467c> │ │ │ │ + blvs fe97479c <__read_chk@plt+0xfe90f3c8> │ │ │ │ andeq lr, r7, ip, lsr #17 │ │ │ │ mlascc ip, r4, r8, pc @ │ │ │ │ andcc pc, r0, ip, lsl #17 │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf7d521dd │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81b7f280 │ │ │ │ @ instruction: 0xf04f682b │ │ │ │ ldrbmi r0, [r8], -r0, lsl #18 │ │ │ │ @ instruction: 0xf5039904 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blls 1a24b8 <__read_chk@plt+0x13d0e4> │ │ │ │ + blls 1a2448 <__read_chk@plt+0x13d074> │ │ │ │ ldrdgt pc, [ip], -r2 │ │ │ │ stmib sp, {r1, r4, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf1cc9300 │ │ │ │ @ instruction: 0xf7d50301 │ │ │ │ stmdavs r8!, {r0, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ addeq pc, r2, #-1543503871 @ 0xa4000001 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ andcs r8, r3, #1073741868 @ 0x4000002c │ │ │ │ @ instruction: 0xf8939203 │ │ │ │ @ instruction: 0xf89430fd │ │ │ │ @ instruction: 0xf0031084 │ │ │ │ - blcs da708 <__read_chk@plt+0x75334> │ │ │ │ + blcs da698 <__read_chk@plt+0x752c4> │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #8 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf01181f1 │ │ │ │ tstle r1, r0, asr #2 │ │ │ │ vst1.8 {d25-d26}, [pc], r5 │ │ │ │ vrsra.s64 d23, d0, #60 │ │ │ │ @@ -119253,42 +119225,42 @@ │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ rsbsle r2, r6, r0, lsl #20 │ │ │ │ andsls r2, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x5764f8df │ │ │ │ addsvs r2, sl, r0, lsl #4 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ stmiavs fp!, {r0, r1, r3, r8, fp, ip, sp, lr, pc} │ │ │ │ - blvs 885ff8 <__read_chk@plt+0x820c24> │ │ │ │ + blvs 885f88 <__read_chk@plt+0x820bb4> │ │ │ │ andeq pc, r8, r5, lsl #2 │ │ │ │ - @ instruction: 0xf872f110 │ │ │ │ + @ instruction: 0xf81af110 │ │ │ │ stmibvs r3!, {r1, r2, r3, r5, r7, sp, lr} │ │ │ │ @ instruction: 0xf104b11b │ │ │ │ cps #24 │ │ │ │ @ instruction: 0xf8dffc23 │ │ │ │ @ instruction: 0xf8df2740 │ │ │ │ ldrbtmi r3, [sl], #-1828 @ 0xfffff8dc │ │ │ │ ldmpl r3, {r1, r4, fp, ip, pc}^ │ │ │ │ - blls eb3bdc <__read_chk@plt+0xe4e808> │ │ │ │ + blls eb3b6c <__read_chk@plt+0xe4e798> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0410300 │ │ │ │ eorslt r8, r9, r4, lsl #11 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blcs f5814 <__read_chk@plt+0x90440> │ │ │ │ + blcs f57a4 <__read_chk@plt+0x903d0> │ │ │ │ mrcge 4, 6, APSR_nzcv, cr11, cr15, {1} │ │ │ │ @ instruction: 0x7718f8df │ │ │ │ - ldrbtmi r2, [pc], #-1536 @ d9b94 <__read_chk@plt+0x747c0> │ │ │ │ + ldrbtmi r2, [pc], #-1536 @ d9b24 <__read_chk@plt+0x74750> │ │ │ │ @ instruction: 0xf04fe00a │ │ │ │ @ instruction: 0x465031ff │ │ │ │ stc2l 7, cr15, [r0, #1004]! @ 0x3ec │ │ │ │ - bne 6f5830 <__read_chk@plt+0x69045c> │ │ │ │ + bne 6f57c0 <__read_chk@plt+0x6903ec> │ │ │ │ stmdacs r0, {r5, r8, r9, sl, sp, lr} │ │ │ │ strbhi pc, [sp], #-704 @ 0xfffffd40 @ │ │ │ │ @ instruction: 0x46b268bb │ │ │ │ ldmibvs fp, {r0, r9, sl, ip, sp} │ │ │ │ - blle ffc6a630 <__read_chk@plt+0xffc0525c> │ │ │ │ + blle ffc6a5c0 <__read_chk@plt+0xffc051ec> │ │ │ │ mcrrlt 0, 0, pc, r5, cr0 @ │ │ │ │ stmdacs r0, {r5, r8, r9, sl, fp, sp, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr15, cr15, {1} │ │ │ │ @ instruction: 0xf8eaf7fb │ │ │ │ usatcc pc, #0, pc, asr #17 @ │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @@ -119299,17 +119271,17 @@ │ │ │ │ smlatbeq sl, r2, fp, lr │ │ │ │ tstls r6, r1, lsl #20 │ │ │ │ strt r9, [lr], pc, lsl #4 │ │ │ │ ssatcc pc, #29, pc, asr #17 @ │ │ │ │ ldrbtmi r9, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ ldmvs fp, {r1, r8, fp, ip, sp} │ │ │ │ stmdavs fp!, {r1, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ - beq 154a8c <__read_chk@plt+0xef6b8> │ │ │ │ + beq 154a1c <__read_chk@plt+0xef648> │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - bvc ffb944b4 <__read_chk@plt+0xffb2f0e0> │ │ │ │ + bvc ffb94444 <__read_chk@plt+0xffb2f070> │ │ │ │ @ instruction: 0x111df891 │ │ │ │ strbtle r0, [r7], #1615 @ 0x64f │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldr r9, [r8], pc, lsl #4 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf503e6d8 │ │ │ │ @ instruction: 0xf8905040 │ │ │ │ @@ -119317,15 +119289,15 @@ │ │ │ │ @ instruction: 0xf0400f10 │ │ │ │ @ instruction: 0xf1b88239 │ │ │ │ andsle r0, r4, r0, lsl #30 │ │ │ │ @ instruction: 0x3678f8df │ │ │ │ ldrbtmi r9, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ ldmibvs fp, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ stcle 2, cr4, [ip], {147} @ 0x93 │ │ │ │ - blcs f3ed8 <__read_chk@plt+0x8eb04> │ │ │ │ + blcs f3e68 <__read_chk@plt+0x8ea94> │ │ │ │ eorhi pc, r8, r1 │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ @ instruction: 0x3660f8df │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xf0e8447b │ │ │ │ @ instruction: 0xf894fb1b │ │ │ │ andcs r3, r0, #132 @ 0x84 │ │ │ │ @@ -119340,15 +119312,15 @@ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdals r6, {r0, r2, r9, pc} │ │ │ │ vsub.i8 d18, d0, d0 │ │ │ │ @ instruction: 0xf8d882c5 │ │ │ │ ldmdbls r7, {r7, r9, ip, sp} │ │ │ │ ldrmi r6, [r8], #-2203 @ 0xfffff765 │ │ │ │ @ instruction: 0xf10e3801 │ │ │ │ - stmiavs r3!, {r0, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiavs r3!, {r0, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04fb32b │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ ldrmi r0, [r1], -r0, lsl #16 │ │ │ │ vst2.8 {d18-d21}, [pc], r5 │ │ │ │ vaddl.s8 , d20, d5 │ │ │ │ @ instruction: 0xf8cd0000 │ │ │ │ @ instruction: 0xf04d8000 │ │ │ │ @@ -119377,39 +119349,39 @@ │ │ │ │ @ instruction: 0x47980117 │ │ │ │ stmdacs r0, {r0, r2, ip, pc} │ │ │ │ bicshi pc, r4, r0 │ │ │ │ teqlt fp, r3, ror #17 │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ ldmpl r3, {r0, r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r8], -r9, lsl #6 │ │ │ │ - blx d95e74 <__read_chk@plt+0xd30aa0> │ │ │ │ + blx d95e04 <__read_chk@plt+0xd30a30> │ │ │ │ vpmin.s8 d25, d0, d2 │ │ │ │ addsmi r2, sl, #2013265923 @ 0x78000003 │ │ │ │ msrhi SPSR_fx, r0 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs e6754 <__read_chk@plt+0x81380> │ │ │ │ + blcs e66e4 <__read_chk@plt+0x81310> │ │ │ │ msrhi SPSR_x, r0 │ │ │ │ ldmdavs fp, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ - blls 37e984 <__read_chk@plt+0x3195b0> │ │ │ │ + blls 37e914 <__read_chk@plt+0x319540> │ │ │ │ addsmi r9, sl, #-1342177280 @ 0xb0000000 │ │ │ │ cmpphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ svccs 0x00009312 │ │ │ │ rscshi pc, r3, r0 │ │ │ │ strcc r9, [r1, -fp, lsl #22] │ │ │ │ - blls 33e9a4 <__read_chk@plt+0x2d95d0> │ │ │ │ + blls 33e934 <__read_chk@plt+0x2d9560> │ │ │ │ @ instruction: 0xf894930c │ │ │ │ ldrbeq r3, [fp, r4, lsl #1] │ │ │ │ adcshi pc, r9, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r1, {r7, r9, sp} │ │ │ │ ldmvs r2, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ - bne fe7a0708 <__read_chk@plt+0xfe73b334> │ │ │ │ + bne fe7a0698 <__read_chk@plt+0xfe73b2c4> │ │ │ │ mvnvc lr, #143360 @ 0x23000 │ │ │ │ @ instruction: 0xf0299308 │ │ │ │ pld [r3, fp, lsr #25] │ │ │ │ @ instruction: 0xf030fef7 │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andsls r2, r4, #268435456 @ 0x10000000 │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @@ -119426,23 +119398,23 @@ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf503adeb │ │ │ │ @ instruction: 0xf8915140 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8810208 │ │ │ │ strb r2, [r1, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xf10d2001 │ │ │ │ - stmdavs fp!, {r0, r1, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #34 @ 0x22 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ strdcs lr, [r0, -r6] │ │ │ │ and r9, r9, r2, lsl r1 │ │ │ │ sbcscs pc, sp, #64, 4 │ │ │ │ - blx ff817d76 <__read_chk@plt+0xff7b29a2> │ │ │ │ + blx ff817d06 <__read_chk@plt+0xff7b2932> │ │ │ │ tstcc r1, r2, lsl r9 │ │ │ │ stmdbcs r9, {r1, r4, r8, ip, pc} │ │ │ │ mrcge 7, 1, APSR_nzcv, cr12, cr15, {1} │ │ │ │ teqcc r0, fp, lsr #16 │ │ │ │ @ instruction: 0xf5034658 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x069b3114 │ │ │ │ @@ -119457,55 +119429,55 @@ │ │ │ │ @ instruction: 0x46494658 │ │ │ │ ldc2 7, cr15, [sl], {213} @ 0xd5 │ │ │ │ @ instruction: 0x4658213c │ │ │ │ ldc2 7, cr15, [r6], {213} @ 0xd5 │ │ │ │ andsls r2, r2, r8, asr #17 │ │ │ │ strmi sp, [r2], -r9 │ │ │ │ @ instruction: 0x4658213c │ │ │ │ - blx fec97dd2 <__read_chk@plt+0xfec329fe> │ │ │ │ + blx fec97d62 <__read_chk@plt+0xfec3298e> │ │ │ │ @ instruction: 0x46499a12 │ │ │ │ @ instruction: 0xf7d54658 │ │ │ │ stmdavs fp!, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_xc, r3 @ │ │ │ │ @ instruction: 0xf57f065a │ │ │ │ @ instruction: 0xf44fade3 │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ ldrbmi r0, [r8], -r0, lsl #2 │ │ │ │ - blx fff97dfa <__read_chk@plt+0xfff32a26> │ │ │ │ + blx fff97d8a <__read_chk@plt+0xfff329b6> │ │ │ │ @ instruction: 0x4658213e │ │ │ │ - blx ffe97e02 <__read_chk@plt+0xffe32a2e> │ │ │ │ + blx ffe97d92 <__read_chk@plt+0xffe329be> │ │ │ │ andsls r2, r2, r8, asr #17 │ │ │ │ ldclge 4, cr15, [r4, #252] @ 0xfc │ │ │ │ teqcs lr, r2, lsl #12 │ │ │ │ @ instruction: 0xf7d54658 │ │ │ │ - bls 598cf4 <__read_chk@plt+0x533920> │ │ │ │ + bls 598c84 <__read_chk@plt+0x5338b0> │ │ │ │ orrvc pc, r1, pc, asr #8 │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ @ instruction: 0xf7d54658 │ │ │ │ strb pc, [r5, #2949] @ 0xb85 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ sbcsvs r2, sl, r3, lsl #4 │ │ │ │ ldc2l 7, cr15, [lr], {212} @ 0xd4 │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ ldr r5, [r6, #832]! @ 0x340 │ │ │ │ - blcs f4274 <__read_chk@plt+0x8eea0> │ │ │ │ + blcs f4204 <__read_chk@plt+0x8ee30> │ │ │ │ mcrge 4, 0, pc, cr11, cr15, {1} @ │ │ │ │ - bcs f4758 <__read_chk@plt+0x8f384> │ │ │ │ + bcs f46e8 <__read_chk@plt+0x8f314> │ │ │ │ @ instruction: 0x81acf000 │ │ │ │ stmdbeq r0!, {r0, r4, ip, sp, lr, pc} │ │ │ │ mcrge 4, 0, pc, cr3, cr15, {3} @ │ │ │ │ andcs r4, r5, #240, 18 @ 0x3c0000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - ldcl 7, cr15, [r2, #552] @ 0x228 │ │ │ │ + cdp 7, 0, cr15, cr10, cr10, {4} │ │ │ │ strmi r4, [r3], -r9, asr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ ldc2 0, cr15, [r4], #164 @ 0xa4 │ │ │ │ umullne pc, r4, r4, r8 @ │ │ │ │ - bls 5936e8 <__read_chk@plt+0x52e314> │ │ │ │ + bls 593678 <__read_chk@plt+0x52e2a4> │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xf000429a │ │ │ │ stmdavs fp!, {r2, r3, r6, r7, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r2, r6, r7, pc}^ │ │ │ │ @@ -119514,16 +119486,16 @@ │ │ │ │ stmdbcs r0, {r0, r5, r6, r7, fp, sp, lr} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr2, cr15, {3} │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ tstls r2, #-1342177280 @ 0xb0000000 │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ @ instruction: 0xf46faf0d │ │ │ │ - bl 1b9024 <__read_chk@plt+0x153c50> │ │ │ │ - bcs d5a794 <__read_chk@plt+0xcf53c0> │ │ │ │ + bl 1b8fb4 <__read_chk@plt+0x153be0> │ │ │ │ + bcs d5a724 <__read_chk@plt+0xcf5350> │ │ │ │ andshi pc, lr, #0, 4 │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ andseq r0, ip, #-67108862 @ 0xfc000002 │ │ │ │ orreq r0, r9, #28, 4 @ 0xc0000001 │ │ │ │ andseq r0, ip, #28, 4 @ 0xc0000001 │ │ │ │ andseq r0, ip, #28, 4 @ 0xc0000001 │ │ │ │ andseq r0, ip, #28, 4 @ 0xc0000001 │ │ │ │ @@ -119559,81 +119531,81 @@ │ │ │ │ ldr r1, [sl, #244] @ 0xf4 │ │ │ │ @ instruction: 0xf7d44618 │ │ │ │ stmdavs fp!, {r0, r2, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalsne pc, r4, r2, r8 @ │ │ │ │ tstpeq r0, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ - blls 413328 <__read_chk@plt+0x3adf54> │ │ │ │ + blls 4132b8 <__read_chk@plt+0x3adee4> │ │ │ │ addsmi r9, r3, #36864 @ 0x9000 │ │ │ │ mcrge 4, 5, pc, cr6, cr15, {3} @ │ │ │ │ ldrbmi r9, [r9], -r5, lsl #16 │ │ │ │ @ instruction: 0xf8dcf7d5 │ │ │ │ andsls r4, r2, r3, lsl #12 │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ - bcs e2a34 <__read_chk@plt+0x7d660> │ │ │ │ + bcs e29c4 <__read_chk@plt+0x7d5f0> │ │ │ │ rschi pc, pc, r0, asr #32 │ │ │ │ andls r9, r9, #-1342177280 @ 0xb0000000 │ │ │ │ suble r2, ip, r0, lsl #30 │ │ │ │ svcvc 0x0037f5b3 │ │ │ │ strcc fp, [r1, -r8, lsl #30] │ │ │ │ vhadd.u8 d13, d16, d7 │ │ │ │ - blcs fa53c <__read_chk@plt+0x95168> │ │ │ │ + blcs fa4cc <__read_chk@plt+0x950f8> │ │ │ │ sbcshi pc, r3, r0 │ │ │ │ svcvc 0x00fbf5b3 │ │ │ │ strcc fp, [r1, -r8, lsl #30] │ │ │ │ teqphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ smladeq r8, r5, r1, r1 │ │ │ │ ldrbhi pc, [pc, -r0, asr #2]! @ │ │ │ │ smlalsne pc, r4, r2, r8 @ │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ stmiavs r1!, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - bls 33e8b0 <__read_chk@plt+0x2d94dc> │ │ │ │ + bls 33e840 <__read_chk@plt+0x2d946c> │ │ │ │ andcs r9, r2, #12, 4 @ 0xc0000000 │ │ │ │ stmdbcs r0, {r0, r1, r9, ip, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr14, cr15, {1} │ │ │ │ - blt ffd9609c <__read_chk@plt+0xffd30cc8> │ │ │ │ + blt ffd9602c <__read_chk@plt+0xffd30c58> │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ ldrb r1, [lr, #2752]! @ 0xac0 │ │ │ │ tstpne r4, r2, ror #6 @ p-variant is OBSOLETE │ │ │ │ ldrbcs pc, [lr, #576] @ 0x240 @ │ │ │ │ rscsne pc, pc, r0, lsl #17 │ │ │ │ - ldr r9, [pc, #-1298]! @ d9ba2 <__read_chk@plt+0x747ce> │ │ │ │ - bls 3f4124 <__read_chk@plt+0x38ed50> │ │ │ │ + ldr r9, [pc, #-1298]! @ d9b32 <__read_chk@plt+0x7475e> │ │ │ │ + bls 3f40b4 <__read_chk@plt+0x38ece0> │ │ │ │ @ instruction: 0xf0404293 │ │ │ │ @ instruction: 0xf89481b6 │ │ │ │ ldrbeq r3, [fp], -r4, lsl #1 │ │ │ │ @ instruction: 0xf10bd404 │ │ │ │ - stmdblt r8, {r0, r1, r2, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdblt r8, {r0, r1, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ strt r9, [fp], -r5 │ │ │ │ @ instruction: 0xf10ba815 │ │ │ │ - mulls r5, r1, r9 │ │ │ │ + andls pc, r5, r9, lsr r9 @ │ │ │ │ @ instruction: 0xf5b3e626 │ │ │ │ @ instruction: 0xf0007ffa │ │ │ │ @ instruction: 0xf5b38653 │ │ │ │ vmaxnm.f32 , q8, q13 │ │ │ │ - blcs fa5d8 <__read_chk@plt+0x95204> │ │ │ │ + blcs fa568 <__read_chk@plt+0x95194> │ │ │ │ addhi pc, r6, r0 │ │ │ │ rsbeq pc, r4, #-1073741784 @ 0xc0000028 │ │ │ │ vpmax.s8 q1, q0, │ │ │ │ - bcs 1a3a650 <__read_chk@plt+0x19d527c> │ │ │ │ + bcs 1a3a5e0 <__read_chk@plt+0x19d520c> │ │ │ │ cmpphi r2, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ orreq r0, lr, #201326595 @ 0xc000003 │ │ │ │ @ instruction: 0x01ab01ab │ │ │ │ ldrteq r0, [sl], #423 @ 0x1a7 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ strteq r0, [r8], #-1175 @ 0xfffffb69 │ │ │ │ - ldreq r0, [pc, #-1013] @ d9d27 <__read_chk@plt+0x74953> │ │ │ │ + ldreq r0, [pc, #-1013] @ d9cb7 <__read_chk@plt+0x748e3> │ │ │ │ cmpeq r0, r2, ror #9 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ cmpeq r0, r0, asr r1 │ │ │ │ @@ -119683,16 +119655,16 @@ │ │ │ │ @ instruction: 0xf1ce9301 │ │ │ │ @ instruction: 0xf8cd0301 │ │ │ │ @ instruction: 0xf7d4c000 │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x3701e6f7 │ │ │ │ @ instruction: 0xf8dd68e1 │ │ │ │ - bls 3ba314 <__read_chk@plt+0x354f40> │ │ │ │ - bls 33ea30 <__read_chk@plt+0x2d965c> │ │ │ │ + bls 3ba2a4 <__read_chk@plt+0x354ed0> │ │ │ │ + bls 33e9c0 <__read_chk@plt+0x2d95ec> │ │ │ │ andls r6, ip, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0xf001addf │ │ │ │ ldmdavs r1, {r0, r1, r4, r5, r9, fp, ip, sp, pc}^ │ │ │ │ tstls fp, r2, lsl r8 │ │ │ │ str r9, [sp, -r9, lsl #4] │ │ │ │ ldrdls pc, [ip], -r4 │ │ │ │ @@ -119702,225 +119674,225 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d88544 │ │ │ │ ldmvs r8, {r7, r9, ip, sp} │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf898d002 │ │ │ │ ldrmi r3, [r8], #-264 @ 0xfffffef8 │ │ │ │ str r2, [sl, #-256]! @ 0xffffff00 │ │ │ │ - blcs f4bbc <__read_chk@plt+0x8f7e8> │ │ │ │ + blcs f4b4c <__read_chk@plt+0x8f778> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr0, cr15, {3} │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5032203 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ sbcsvs r3, sl, r0, lsl #5 │ │ │ │ - blx 179630c <__read_chk@plt+0x1730f38> │ │ │ │ + blx 179629c <__read_chk@plt+0x1730ec8> │ │ │ │ @ instruction: 0xf02a9805 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5032201 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ sbcsvs r3, sl, r0, lsl #5 │ │ │ │ - blx 1496324 <__read_chk@plt+0x1430f50> │ │ │ │ + blx 14962b4 <__read_chk@plt+0x1430ee0> │ │ │ │ svclt 0x0000e4fb │ │ │ │ - ldrhteq r5, [r4], -r4 │ │ │ │ - ldrhteq r5, [r4], -r2 │ │ │ │ + eorseq r5, r4, r4, lsr #2 │ │ │ │ + eorseq r5, r4, r2, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, sl, r0, lsr #3 │ │ │ │ - andseq r5, r8, sl, ror r9 │ │ │ │ + eorseq r4, sl, r0, lsl r2 │ │ │ │ + andseq r5, r8, lr, lsl #17 │ │ │ │ @ instruction: 0xffffecd7 │ │ │ │ - ldrsbteq r3, [sl], -r0 │ │ │ │ - eorseq r4, r4, sl, lsl sp │ │ │ │ - eorseq r3, sl, lr, ror lr │ │ │ │ - eorseq r3, sl, r4, asr #28 │ │ │ │ - eorseq r3, sl, sl, lsl lr │ │ │ │ - ldrsbteq r3, [sl], -r2 │ │ │ │ - @ instruction: 0x001856f0 │ │ │ │ + eorseq r3, sl, r0, asr #30 │ │ │ │ + eorseq r4, r4, sl, lsl #27 │ │ │ │ + eorseq r3, sl, lr, ror #29 │ │ │ │ + ldrhteq r3, [sl], -r4 │ │ │ │ + eorseq r3, sl, sl, lsl #29 │ │ │ │ + eorseq r3, sl, r2, asr #28 │ │ │ │ + andseq r5, r8, r4, lsl #12 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x001853fe │ │ │ │ + andseq r5, r8, r2, lsl r3 │ │ │ │ sbcscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xf43f4293 │ │ │ │ @ instruction: 0xf7d4ad53 │ │ │ │ - blls 598e60 <__read_chk@plt+0x533a8c> │ │ │ │ + blls 598df0 <__read_chk@plt+0x533a1c> │ │ │ │ svcvc 0x00faf5b3 │ │ │ │ svcge 0x0003f47f │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d33280 │ │ │ │ @ instruction: 0xf8d4900c │ │ │ │ andcs r8, r0, #72 @ 0x48 │ │ │ │ @ instruction: 0xf1b89216 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ stclvs 0, cr8, [r1], #296 @ 0x128 │ │ │ │ @ instruction: 0xf7c94640 │ │ │ │ @ instruction: 0xf8dffd1b │ │ │ │ - bls 428f18 <__read_chk@plt+0x3c3b44> │ │ │ │ + bls 428ea8 <__read_chk@plt+0x3c3ad4> │ │ │ │ stmdavs fp!, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ addsmi r6, r1, #1638400 @ 0x190000 │ │ │ │ @ instruction: 0xf503d03b │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ stmiavs r1, {r7, r9}^ │ │ │ │ teqle r4, r9, asr #10 │ │ │ │ stmvs r0, {r0, fp, sp, lr} │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ - bl fe920b50 <__read_chk@plt+0xfe8bb77c> │ │ │ │ - b 91a754 <__read_chk@plt+0x8b5380> │ │ │ │ + bl fe920ae0 <__read_chk@plt+0xfe8bb70c> │ │ │ │ + b 91a6e4 <__read_chk@plt+0x8b5310> │ │ │ │ smlattls r8, r1, r1, r7 │ │ │ │ smlalsne pc, r4, r2, r8 @ │ │ │ │ msreq CPSR_, r1, asr #32 │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ stmiavs r1!, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - bls 33eb70 <__read_chk@plt+0x2d979c> │ │ │ │ + bls 33eb00 <__read_chk@plt+0x2d972c> │ │ │ │ stmdbcs r0, {r2, r3, r9, ip, pc} │ │ │ │ stclge 4, cr15, [r0, #-252] @ 0xffffff04 │ │ │ │ ldmiblt r4, {r0, ip, sp, lr, pc} │ │ │ │ - bcc fee186d4 <__read_chk@plt+0xfedb3300> │ │ │ │ + bcc fee18664 <__read_chk@plt+0xfedb3290> │ │ │ │ @ instruction: 0x6123447b │ │ │ │ - blt fec1835c <__read_chk@plt+0xfebb2f88> │ │ │ │ + blt fec182ec <__read_chk@plt+0xfebb2f18> │ │ │ │ svcvc 0x003ef5b3 │ │ │ │ @ instruction: 0xf5b3da1e │ │ │ │ @ instruction: 0xf73f7f31 │ │ │ │ @ instruction: 0xf5b3adf6 │ │ │ │ @ instruction: 0xf43f7ffb │ │ │ │ @ instruction: 0xf240ae75 │ │ │ │ addsmi r1, r3, #1879048207 @ 0x7000000f │ │ │ │ @ instruction: 0xf8dfd112 │ │ │ │ - bls 428da4 <__read_chk@plt+0x3c39d0> │ │ │ │ + bls 428d34 <__read_chk@plt+0x3c3960> │ │ │ │ stmdavs fp!, {r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andcs r6, r1, #26 │ │ │ │ stmiavs r1!, {r0, r4, r9, ip, pc}^ │ │ │ │ - bls 3abdd4 <__read_chk@plt+0x346a00> │ │ │ │ - bls 33ebc0 <__read_chk@plt+0x2d97ec> │ │ │ │ + bls 3abd64 <__read_chk@plt+0x346990> │ │ │ │ + bls 33eb50 <__read_chk@plt+0x2d977c> │ │ │ │ stmdbcs r0, {r2, r3, r9, ip, pc} │ │ │ │ ldcge 4, cr15, [r8, #-252] @ 0xffffff04 │ │ │ │ stmdblt ip!, {r0, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #40, 16 @ 0x280000 │ │ │ │ ldrsbthi pc, [r4], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0xf8d09216 │ │ │ │ @ instruction: 0xf1b810c0 │ │ │ │ @ instruction: 0xf0010f00 │ │ │ │ @ instruction: 0x4618807e │ │ │ │ strbmi r4, [r0, r2, lsr #12] │ │ │ │ @ instruction: 0xf8df4680 │ │ │ │ strbmi r1, [r2], -ip, asr #20 │ │ │ │ ldrbtmi r2, [r9], #-7 │ │ │ │ - stc2l 1, cr15, [r0, #32]! │ │ │ │ + stc2 1, cr15, [r8, #32] │ │ │ │ @ instruction: 0xf1a8682b │ │ │ │ - blx fed5abdc <__read_chk@plt+0xfecf5808> │ │ │ │ + blx fed5ab6c <__read_chk@plt+0xfecf5798> │ │ │ │ ldmdavs r9, {r1, r7, r9, ip, sp, lr, pc} │ │ │ │ stmdbcs r0, {r1, r4, r6, r8, fp} │ │ │ │ @ instruction: 0xf042bf18 │ │ │ │ - bcs dabec <__read_chk@plt+0x75818> │ │ │ │ + bcs dab7c <__read_chk@plt+0x757a8> │ │ │ │ eorhi pc, r8, r1 │ │ │ │ andcs r9, r1, #1179648 @ 0x120000 │ │ │ │ bicscs pc, r6, r0, asr #4 │ │ │ │ addmi r9, r8, #268435457 @ 0x10000001 │ │ │ │ @ instruction: 0xf503d1c9 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fc │ │ │ │ - blcs 11b014 <__read_chk@plt+0xb5c40> │ │ │ │ + blcs 11afa4 <__read_chk@plt+0xb5bd0> │ │ │ │ movwcs fp, #3868 @ 0xf1c │ │ │ │ @ instruction: 0xf00166e3 │ │ │ │ @ instruction: 0xf89b80f3 │ │ │ │ ldmdbeq fp, {ip, sp} │ │ │ │ @ instruction: 0xf63f2b03 │ │ │ │ ldm pc, {r0, r1, r2, r3, r5, r6, r7, r9, sl, fp, sp, pc}^ @ │ │ │ │ @ instruction: 0x067ef013 │ │ │ │ @ instruction: 0x0678067c │ │ │ │ stmiavs r2!, {r0, r1, r2, r3, r7, r9, sl}^ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ - bls 385628 <__read_chk@plt+0x320254> │ │ │ │ + bls 3855b8 <__read_chk@plt+0x3201e4> │ │ │ │ movwls r9, #37387 @ 0x920b │ │ │ │ @ instruction: 0x2101e496 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldc2l 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ @ instruction: 0xf04f4682 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf7ff920f │ │ │ │ stmiavs r1!, {r1, r2, r3, r4, r5, r6, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf8d484b5 │ │ │ │ - blcs e6660 <__read_chk@plt+0x8128c> │ │ │ │ + blcs e65f0 <__read_chk@plt+0x8121c> │ │ │ │ strbhi pc, [r4], r0 @ │ │ │ │ ldrmi r9, [r8, r5, lsl #16] │ │ │ │ strmi r6, [r0], r1, ror #17 │ │ │ │ @ instruction: 0xe6c89011 │ │ │ │ ldrdls pc, [ip], -r4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mvnshi pc, #0 │ │ │ │ - bvs 1e6bdb8 <__read_chk@plt+0x1e069e4> │ │ │ │ + bvs 1e6bd48 <__read_chk@plt+0x1e06974> │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r3!, {r1, r3, r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrtmi r8, [r0], -sl, ror #7 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ subshi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xff70f7fa │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ ldrhi pc, [r0, #64] @ 0x40 │ │ │ │ - bl 380cc8 <__read_chk@plt+0x31b8f4> │ │ │ │ + bl 380c58 <__read_chk@plt+0x31b884> │ │ │ │ @ instruction: 0xf8dd0902 │ │ │ │ ldmibvs r2!, {r2, r6, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r1, {r7, r8, r9, pc} │ │ │ │ vorr.i32 q10, #65536 @ 0x00010000 │ │ │ │ andcs r8, r0, pc, ror #6 │ │ │ │ vmls.f d20, d0, d1[2] │ │ │ │ stmdblt r0, {r3, r4, r5, r6, r8, r9, pc}^ │ │ │ │ @ instruction: 0xb19a6892 │ │ │ │ andcs r6, r1, r1, lsl r8 │ │ │ │ - blle 2aba18 <__read_chk@plt+0x246644> │ │ │ │ + blle 2ab9a8 <__read_chk@plt+0x2465d4> │ │ │ │ vmls.f d20, d0, d1[2] │ │ │ │ ldmvs r2, {r1, r2, r3, r5, r6, r8, r9, pc} │ │ │ │ ldmdavs r1, {r1, r4, r6, r8, ip, sp, pc} │ │ │ │ - ble ffeaba28 <__read_chk@plt+0xffe46654> │ │ │ │ + ble ffeab9b8 <__read_chk@plt+0xffe465e4> │ │ │ │ @ instruction: 0xb12a6892 │ │ │ │ strmi r6, [sl, #2065] @ 0x811 │ │ │ │ ldmvs r2, {r3, r5, r6, r7, r8, sl, fp, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andls r9, sl, #45056 @ 0xb000 │ │ │ │ andls r9, ip, #36864 @ 0x9000 │ │ │ │ movwls r4, #38480 @ 0x9650 │ │ │ │ @ instruction: 0xff6cf7fa │ │ │ │ strmi r9, [r6], -r9, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bge fd760c <__read_chk@plt+0xf72238> │ │ │ │ - bllt 598510 <__read_chk@plt+0x53313c> │ │ │ │ + bge fd759c <__read_chk@plt+0xf721c8> │ │ │ │ + bllt 5984a0 <__read_chk@plt+0x5330cc> │ │ │ │ ldrdls pc, [ip], -r4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ cmnphi r5, #0 @ p-variant is OBSOLETE │ │ │ │ - bvs e6be5c <__read_chk@plt+0xe06a88> │ │ │ │ + bvs e6bdec <__read_chk@plt+0xe06a18> │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r3!, {r4, r5, r6, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrtmi r8, [r0], -r0, ror #6 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ subshi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xff1ef7fa │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ andls sp, sl, lr, lsr #1 │ │ │ │ movwls r4, #50760 @ 0xc648 │ │ │ │ @ instruction: 0xff16f7fa │ │ │ │ vmlane.f32 s18, s2, s20 │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ - blls 3e4d60 <__read_chk@plt+0x37f98c> │ │ │ │ + blls 3e4cf0 <__read_chk@plt+0x37f91c> │ │ │ │ tstcs r0, r8, lsl pc │ │ │ │ svclt 0x00182900 │ │ │ │ strbmi r4, [r1], -lr, asr #12 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andseq pc, r0, #130 @ 0x82 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf7fd6830 │ │ │ │ - b 7998fc <__read_chk@plt+0x734528> │ │ │ │ + b 79988c <__read_chk@plt+0x7344b8> │ │ │ │ svclt 0x00380a20 │ │ │ │ stmiavs r2!, {r1, r7, r9, sl, lr}^ │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ - bcs f463c <__read_chk@plt+0x8f268> │ │ │ │ + bcs f45cc <__read_chk@plt+0x8f1f8> │ │ │ │ tstphi r1, #0 @ p-variant is OBSOLETE │ │ │ │ - bl 380db8 <__read_chk@plt+0x31b9e4> │ │ │ │ + bl 380d48 <__read_chk@plt+0x31b974> │ │ │ │ str r0, [r8, r2, lsl #18] │ │ │ │ ldrdhi pc, [ip], -r4 │ │ │ │ @ instruction: 0xf7fa4640 │ │ │ │ mcrrne 14, 14, pc, r1, cr11 @ │ │ │ │ strbhi pc, [sl], -r0 @ │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ @ instruction: 0xf89884cf │ │ │ │ @@ -119945,15 +119917,15 @@ │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ ldmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ stmdavs r8!, {r9, ip} │ │ │ │ ldc2l 0, cr15, [r8, #-36] @ 0xffffffdc │ │ │ │ @ instruction: 0xf8dd68e1 │ │ │ │ ldrb r8, [r6, #68]! @ 0x44 │ │ │ │ @ instruction: 0xf04f6829 │ │ │ │ - bls 21d61c <__read_chk@plt+0x1b8248> │ │ │ │ + bls 21d5ac <__read_chk@plt+0x1b81d8> │ │ │ │ @ instruction: 0xf5014623 │ │ │ │ @ instruction: 0xf8d15e40 │ │ │ │ @ instruction: 0xf8de00c0 │ │ │ │ stmiavs r9, {r7, r9, ip}^ │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf7dd4249 │ │ │ │ @ instruction: 0xf894fd59 │ │ │ │ @@ -119964,74 +119936,74 @@ │ │ │ │ @ instruction: 0xf8d385ff │ │ │ │ stmdacs r0, {r6, r7} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr11, cr15, {1} │ │ │ │ @ instruction: 0xb1296801 │ │ │ │ @ instruction: 0xf8516842 │ │ │ │ ldrmi r2, [r0, #34] @ 0x22 │ │ │ │ ldrbhi pc, [r2, #0]! @ │ │ │ │ - bcs 134870 <__read_chk@plt+0xcf49c> │ │ │ │ + bcs 134800 <__read_chk@plt+0xcf42c> │ │ │ │ ldrhi pc, [r5, r0, lsl #6]! │ │ │ │ @ instruction: 0xf8416842 │ │ │ │ str r8, [sl], r2, lsr #32 │ │ │ │ tstls r1, #67108864 @ 0x4000000 │ │ │ │ stmiavs r1!, {r3, r4, r7, r9, sl, lr}^ │ │ │ │ stmiavs r3!, {r0, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df85f4 │ │ │ │ @ instruction: 0xf10d2794 │ │ │ │ @ instruction: 0x2140089c │ │ │ │ ldrbtmi r4, [sl], #-1600 @ 0xfffff9c0 │ │ │ │ - svc 0x0038f789 │ │ │ │ + svc 0x0070f789 │ │ │ │ movwcs r4, #1600 @ 0x640 │ │ │ │ sbcscc pc, fp, sp, lsl #17 │ │ │ │ - @ instruction: 0xf98af10a │ │ │ │ + @ instruction: 0xf932f10a │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ stcge 4, cr15, [r8, #508]! @ 0x1fc │ │ │ │ - blcs 13483c <__read_chk@plt+0xcf468> │ │ │ │ + blcs 1347cc <__read_chk@plt+0xcf3f8> │ │ │ │ ldrbthi pc, [lr], -r0 @ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ ldmiblt fp, {r0, r1, r2, r5, r6, sl, pc} │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d00e │ │ │ │ cmplt r8, r0 │ │ │ │ smmlshi r0, pc, r8, pc @ │ │ │ │ @ instruction: 0xf10a44f8 │ │ │ │ - strbmi pc, [r0], -r1, lsl #28 @ │ │ │ │ - ldc2l 1, cr15, [lr, #40]! @ 0x28 │ │ │ │ + strbmi pc, [r0], -r9, lsr #27 @ │ │ │ │ + stc2 1, cr15, [r6, #40]! @ 0x28 │ │ │ │ svceq 0x0004f859 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - ldc2l 1, cr15, [ip], #40 @ 0x28 │ │ │ │ + stc2 1, cr15, [r4], #40 @ 0x28 │ │ │ │ stmdavs fp!, {r3, r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5032100 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ ldrshls r2, [r9, -r4] │ │ │ │ @ instruction: 0x211df893 │ │ │ │ @ instruction: 0xf1000652 │ │ │ │ @ instruction: 0xf89483b1 │ │ │ │ @ instruction: 0xf0122084 │ │ │ │ @ instruction: 0xf0400c10 │ │ │ │ - bls 4bc2a8 <__read_chk@plt+0x456ed4> │ │ │ │ - bcs ebf5c <__read_chk@plt+0x86b88> │ │ │ │ + bls 4bc238 <__read_chk@plt+0x456e64> │ │ │ │ + bcs ebeec <__read_chk@plt+0x86b18> │ │ │ │ strbhi pc, [r7], r0, asr #5 @ │ │ │ │ @ instruction: 0x1700f8df │ │ │ │ stmvs r9, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ addsmi r6, r1, #2244608 @ 0x224000 │ │ │ │ andcs fp, r1, ip, asr #31 │ │ │ │ ldrmi r2, [r2] │ │ │ │ andcs fp, r0, r8, asr #31 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ strthi pc, [ip], r0, asr #32 │ │ │ │ ldrbmi r4, [r0], r9, lsl #13 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ strbmi r4, [r1], -sl, asr #12 │ │ │ │ - blge 5b4ab0 <__read_chk@plt+0x54f6dc> │ │ │ │ - blge 67f358 <__read_chk@plt+0x619f84> │ │ │ │ + blge 5b4a40 <__read_chk@plt+0x54f66c> │ │ │ │ + blge 67f2e8 <__read_chk@plt+0x619f14> │ │ │ │ movwls r4, #576 @ 0x240 │ │ │ │ @ instruction: 0xf7feab19 │ │ │ │ strmi pc, [r3], -fp, lsr #24 │ │ │ │ andls r3, pc, r4, lsl #6 │ │ │ │ ldrbhi pc, [r6, #-0] @ │ │ │ │ movwcc r9, #23311 @ 0x5b0f │ │ │ │ strthi pc, [pc], -r0 │ │ │ │ @@ -120053,40 +120025,40 @@ │ │ │ │ tsteq r8, r1, asr sl │ │ │ │ ldrbhi pc, [sp], #64 @ 0x40 @ │ │ │ │ @ instruction: 0x2670f8df │ │ │ │ ldrbtmi r9, [sl], #-2063 @ 0xfffff7f1 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stmdbcc r1, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ pkhbtmi r6, r9, r2, lsl #17 │ │ │ │ - bne 1534e14 <__read_chk@plt+0x14cfa40> │ │ │ │ + bne 1534da4 <__read_chk@plt+0x14cf9d0> │ │ │ │ @ instruction: 0xdc082904 │ │ │ │ stmdbcs r5, {r3, r8, fp, ip, pc} │ │ │ │ - bl fe98a728 <__read_chk@plt+0xfe925354> │ │ │ │ + bl fe98a6b8 <__read_chk@plt+0xfe9252e4> │ │ │ │ @ instruction: 0xf1a20901 │ │ │ │ - b b1cbf4 <__read_chk@plt+0xab7820> │ │ │ │ - bl fe9b8f88 <__read_chk@plt+0xfe953bb4> │ │ │ │ + b b1cb84 <__read_chk@plt+0xab77b0> │ │ │ │ + bl fe9b8f18 <__read_chk@plt+0xfe953b44> │ │ │ │ mrrcne 3, 0, r0, r8, cr9 │ │ │ │ andsls r9, r6, r9, lsl fp │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strbmi r8, [sl], r3, asr #10 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ @ instruction: 0xf0292004 │ │ │ │ stmiavs r1!, {r0, r1, r2, r3, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldclge 4, cr15, [fp], #252 @ 0xfc │ │ │ │ strbmi r6, [r3, #-2059] @ 0xfffff7f5 │ │ │ │ ldrthi pc, [r9], -r0, asr #5 @ │ │ │ │ @ instruction: 0xf43f460e │ │ │ │ - bvs 1e85be8 <__read_chk@plt+0x1e20814> │ │ │ │ + bvs 1e85b78 <__read_chk@plt+0x1e207a4> │ │ │ │ strbmi r6, [r3, #-2099] @ 0xfffff7cd │ │ │ │ strbt sp, [lr], #507 @ 0x1fb │ │ │ │ @ instruction: 0xb1ae68e6 │ │ │ │ umullcc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf1000719 │ │ │ │ - blls 23b78c <__read_chk@plt+0x1d63b8> │ │ │ │ + blls 23b71c <__read_chk@plt+0x1d6348> │ │ │ │ andle r2, sp, lr, lsl #22 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ ldreq r2, [r2, -r5, lsr #2] │ │ │ │ ldrtmi sp, [r0], -r6, lsl #8 │ │ │ │ @ instruction: 0xf7fa930a │ │ │ │ strmi pc, [r2], -pc, lsl #30 │ │ │ │ @@ -120094,27 +120066,27 @@ │ │ │ │ ldrbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r9, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ andeq lr, r1, #10240 @ 0x2800 │ │ │ │ ldmibvs fp, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ vrshr.s64 d4, d10, #64 │ │ │ │ @ instruction: 0xf10a853c │ │ │ │ andcs r0, r0, #4096 @ 0x1000 │ │ │ │ - bl 37f0c8 <__read_chk@plt+0x319cf4> │ │ │ │ + bl 37f058 <__read_chk@plt+0x319c84> │ │ │ │ addsmi r0, r3, #268435456 @ 0x10000000 │ │ │ │ mvnhi pc, r0, lsl #6 │ │ │ │ - blcs f4b08 <__read_chk@plt+0x8f734> │ │ │ │ + blcs f4a98 <__read_chk@plt+0x8f6c4> │ │ │ │ ldrhi pc, [r1], r0 │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ ldrbtmi r3, [fp], #-1452 @ 0xfffffa54 │ │ │ │ stmiavs r6!, {r0, r1, r2, r4, r5, r6, r9, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8948263 │ │ │ │ ldreq r3, [fp, -r4, lsl #1] │ │ │ │ eorshi pc, r2, #0, 2 │ │ │ │ - blcs 5014b4 <__read_chk@plt+0x49c0e0> │ │ │ │ + blcs 501444 <__read_chk@plt+0x49c070> │ │ │ │ subshi pc, sl, #0 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ ldreq r2, [r0, -r5, lsr #2] │ │ │ │ subshi pc, r2, #0, 2 │ │ │ │ movwls r4, #42544 @ 0xa630 │ │ │ │ @ instruction: 0xff06f7fa │ │ │ │ @@ -120131,23 +120103,23 @@ │ │ │ │ ldrbtmi r1, [r9], #-1360 @ 0xfffffab0 │ │ │ │ mrrc2 7, 13, pc, lr, cr10 @ │ │ │ │ andcs lr, r0, r6, lsl #9 │ │ │ │ @ instruction: 0xf04da919 │ │ │ │ @ instruction: 0xf8dffc7d │ │ │ │ ldrbtmi r3, [fp], #-1344 @ 0xfffffac0 │ │ │ │ ldmibvs sl, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ - blcc 181578 <__read_chk@plt+0x11c1a4> │ │ │ │ - bl 1bf57c <__read_chk@plt+0x15a1a8> │ │ │ │ + blcc 181508 <__read_chk@plt+0x11c134> │ │ │ │ + bl 1bf50c <__read_chk@plt+0x15a138> │ │ │ │ addmi r0, r2, #10 │ │ │ │ ldclge 7, cr15, [r6], #-508 @ 0xfffffe04 │ │ │ │ @ instruction: 0xf7fa991e │ │ │ │ stmiavs r1!, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ - stclge 4, cr15, [pc], #-252 @ da824 <__read_chk@plt+0x75450> │ │ │ │ - bcs 101190 <__read_chk@plt+0x9bdbc> │ │ │ │ + stclge 4, cr15, [pc], #-252 @ da7b4 <__read_chk@plt+0x753e0> │ │ │ │ + bcs 101120 <__read_chk@plt+0x9bd4c> │ │ │ │ stclge 4, cr15, [fp], #-508 @ 0xfffffe04 │ │ │ │ addmi r6, r2, #655360 @ 0xa0000 │ │ │ │ ldrbthi pc, [sl], -r0, asr #5 @ │ │ │ │ andle r4, r3, lr, lsl #12 │ │ │ │ ldmdavs r2!, {r1, r2, r4, r5, r6, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xd1fb429a │ │ │ │ mlscc r9, sp, r8, pc @ │ │ │ │ @@ -120165,30 +120137,30 @@ │ │ │ │ @ instruction: 0x4620b133 │ │ │ │ pkhbtmi r4, r0, r8, lsl #15 │ │ │ │ stmdacs r0, {r0, r4, ip, pc} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr15, cr15, {3} │ │ │ │ strbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf78a4479 │ │ │ │ - stmiavs r2!, {r1, r4, r7, fp, sp, lr, pc} │ │ │ │ - bcs ec19c <__read_chk@plt+0x86dc8> │ │ │ │ + stmiavs r2!, {r1, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ + bcs ec12c <__read_chk@plt+0x86d58> │ │ │ │ ldrhi pc, [sl], -r0 │ │ │ │ andls r2, r0, #0, 2 │ │ │ │ andcs r2, r1, #4 │ │ │ │ ldc2l 0, cr15, [ip], #-924 @ 0xfffffc64 │ │ │ │ strmi r6, [fp], -r1, ror #17 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - bvs 7bac60 <__read_chk@plt+0x75588c> │ │ │ │ + bvs 7babf0 <__read_chk@plt+0x75581c> │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r6, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmvs sl, {r1, r3, r4, r6, r7, r8, r9, pc}^ │ │ │ │ rscsle r2, r6, r0, lsl #20 │ │ │ │ - bcs f8a08 <__read_chk@plt+0x93634> │ │ │ │ + bcs f8998 <__read_chk@plt+0x935c4> │ │ │ │ sadd16mi fp, lr, r8 │ │ │ │ - blcs f5234 <__read_chk@plt+0x8fe60> │ │ │ │ + blcs f51c4 <__read_chk@plt+0x8fdf0> │ │ │ │ @ instruction: 0xf8ddd1f1 │ │ │ │ stmdavs fp!, {r2, r6, pc} │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ stmibvs sl, {r2, r3, r5, r6, r8, sl, fp, sp, pc}^ │ │ │ │ tstls sl, fp, lsl #18 │ │ │ │ tstls ip, r9, lsl #18 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @@ -120200,202 +120172,202 @@ │ │ │ │ msrhi LR_mon, r0 │ │ │ │ ldmvs r2, {r4, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavs r1, {r0, r1, r3, r4, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ ldrbmi r2, [r1, #-1] │ │ │ │ adcsmi sp, r1, #9216 @ 0x2400 │ │ │ │ smlawthi r0, r0, r2, pc @ │ │ │ │ - bcs f4c60 <__read_chk@plt+0x8f88c> │ │ │ │ + bcs f4bf0 <__read_chk@plt+0x8f81c> │ │ │ │ ldclge 4, cr15, [r0, #-252]! @ 0xffffff04 │ │ │ │ ldrbmi r6, [r1, #-2065] @ 0xfffff7ef │ │ │ │ ldmvs r2, {r0, r2, r4, r5, r6, r7, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavs r1, {r0, r3, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ ldclle 5, cr4, [r8], #552 @ 0x228 │ │ │ │ movwcs lr, #2017 @ 0x7e1 │ │ │ │ @ instruction: 0xf1ba9316 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ stmiavs r3!, {r1, r3, r5, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [r0], pc, lsr #8 │ │ │ │ @ instruction: 0x461c4656 │ │ │ │ cmplt ip, r4, ror #20 │ │ │ │ - blcs f4be0 <__read_chk@plt+0x8f80c> │ │ │ │ + blcs f4b70 <__read_chk@plt+0x8f79c> │ │ │ │ orrhi pc, r0, #0 │ │ │ │ @ instruction: 0xf7fa4620 │ │ │ │ ldmdblt r8, {r0, r1, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs 19ec2fc <__read_chk@plt+0x1986f28> │ │ │ │ + bvs 19ec28c <__read_chk@plt+0x1986eb8> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ cdpcs 6, 0, cr4, cr0, cr4, {2} │ │ │ │ ldrhi pc, [sl], #-0 │ │ │ │ @ instruction: 0xf8dd682b │ │ │ │ ldr r9, [r8, #-32] @ 0xffffffe0 │ │ │ │ stmdbcs r0, {r0, r5, r6, r7, fp, sp, lr} │ │ │ │ stclge 4, cr15, [sp], #252 @ 0xfc │ │ │ │ strmi r6, [fp], -sl, asr #19 │ │ │ │ ldmvs r6, {r2, r3, r7, r9, sl, lr} │ │ │ │ - bvs 7c9164 <__read_chk@plt+0x763d90> │ │ │ │ + bvs 7c90f4 <__read_chk@plt+0x763d20> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmibvs r8, {r1, r3, r4, r7, pc}^ │ │ │ │ stmdavs r0, {r0, r4, fp, sp, lr} │ │ │ │ smlabble r3, r8, r2, r4 │ │ │ │ - bvs 7ac31c <__read_chk@plt+0x746f48> │ │ │ │ + bvs 7ac2ac <__read_chk@plt+0x746ed8> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - bls 2ec430 <__read_chk@plt+0x28705c> │ │ │ │ + bls 2ec3c0 <__read_chk@plt+0x286fec> │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ - bl 374b60 <__read_chk@plt+0x30f78c> │ │ │ │ + bl 374af0 <__read_chk@plt+0x30f71c> │ │ │ │ str r0, [fp, r2, lsl #18] │ │ │ │ movwls r9, #43787 @ 0xab0b │ │ │ │ movwls r9, #51977 @ 0xcb09 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ str r6, [lr, fp, lsr #16] │ │ │ │ - bls 2eda44 <__read_chk@plt+0x288670> │ │ │ │ - bl 36bcbc <__read_chk@plt+0x3068e8> │ │ │ │ + bls 2ed9d4 <__read_chk@plt+0x288600> │ │ │ │ + bl 36bc4c <__read_chk@plt+0x306878> │ │ │ │ ldmvs fp, {r1, r8, fp} │ │ │ │ ldrmi r6, [r9, #2459] @ 0x99b │ │ │ │ - bcs 251320 <__read_chk@plt+0x1ebf4c> │ │ │ │ - bl fe9caa30 <__read_chk@plt+0xfe96565c> │ │ │ │ + bcs 2512b0 <__read_chk@plt+0x1ebedc> │ │ │ │ + bl fe9ca9c0 <__read_chk@plt+0xfe9655ec> │ │ │ │ @ instruction: 0xf1a30a02 │ │ │ │ stmiavs r3!, {r0, r2, r9, fp} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwls r8, #1317 @ 0x525 │ │ │ │ - blmi ff6232f8 <__read_chk@plt+0xff5bdf24> │ │ │ │ + blmi ff623288 <__read_chk@plt+0xff5bdeb4> │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xf0e7447b │ │ │ │ stmiavs r1!, {r0, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stmdblt r9!, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd9b0b │ │ │ │ movwls r8, #41028 @ 0xa044 │ │ │ │ movwls r9, #51977 @ 0xcb09 │ │ │ │ @ instruction: 0xf1b8682b │ │ │ │ @ instruction: 0xf43e0f00 │ │ │ │ @ instruction: 0xf7ffaf36 │ │ │ │ ldrmi fp, [lr], -sp, lsl #16 │ │ │ │ - blcs f5390 <__read_chk@plt+0x8ffbc> │ │ │ │ + blcs f5320 <__read_chk@plt+0x8ff4c> │ │ │ │ ldmdavs sl, {r0, r6, r7, ip, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ - bcs f4e98 <__read_chk@plt+0x8fac4> │ │ │ │ + bcs f4e28 <__read_chk@plt+0x8fa54> │ │ │ │ ldmdavc r2, {r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ svclt 0x00182a00 │ │ │ │ - bvs 7ac3b4 <__read_chk@plt+0x746fe0> │ │ │ │ + bvs 7ac344 <__read_chk@plt+0x746f70> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1bae7b3 │ │ │ │ andle r0, fp, r0, lsl #30 │ │ │ │ - blcs f4dd8 <__read_chk@plt+0x8fa04> │ │ │ │ + blcs f4d68 <__read_chk@plt+0x8f994> │ │ │ │ ldrbthi pc, [r0], #0 @ │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ @ instruction: 0x21004bbd │ │ │ │ ldrbtmi r2, [fp], #-16 │ │ │ │ - blx fe816efe <__read_chk@plt+0xfe7b1b2a> │ │ │ │ + blx fe816e8e <__read_chk@plt+0xfe7b1aba> │ │ │ │ strcs r6, [r0], -r1, ror #17 │ │ │ │ ldmdblt r9, {r0, r1, r3, r9, sl, lr} │ │ │ │ strmi r4, [sl], lr, lsl #12 │ │ │ │ ldrmi lr, [lr], -sl, asr #15 │ │ │ │ cmnlt r3, fp, asr sl │ │ │ │ - bcs f4ce0 <__read_chk@plt+0x8f90c> │ │ │ │ + bcs f4c70 <__read_chk@plt+0x8f89c> │ │ │ │ ldmvs sl, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ rscsle r2, r7, r0, lsl #20 │ │ │ │ - bcs f8bcc <__read_chk@plt+0x937f8> │ │ │ │ + bcs f8b5c <__read_chk@plt+0x93788> │ │ │ │ sadd16mi fp, lr, r8 │ │ │ │ - blcs f54f8 <__read_chk@plt+0x90124> │ │ │ │ + blcs f5488 <__read_chk@plt+0x900b4> │ │ │ │ @ instruction: 0x469ad1f2 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf8dd682b │ │ │ │ ldr r9, [r9, -r0, lsr #32] │ │ │ │ - bcs f4de8 <__read_chk@plt+0x8fa14> │ │ │ │ + bcs f4d78 <__read_chk@plt+0x8f9a4> │ │ │ │ stcge 4, cr15, [r8], #252 @ 0xfc │ │ │ │ @ instruction: 0xf04f6811 │ │ │ │ ldrbmi r3, [r1, #-255] @ 0xffffff01 │ │ │ │ ldcge 6, cr15, [sl], {255} @ 0xff │ │ │ │ @ instruction: 0xf6bf4549 │ │ │ │ - bls 3c5dd8 <__read_chk@plt+0x360a04> │ │ │ │ - bls 33f3e4 <__read_chk@plt+0x2da010> │ │ │ │ + bls 3c5d68 <__read_chk@plt+0x360994> │ │ │ │ + bls 33f374 <__read_chk@plt+0x2d9fa0> │ │ │ │ @ instruction: 0xf1b8920c │ │ │ │ @ instruction: 0xf43e0f00 │ │ │ │ @ instruction: 0xf7feaee0 │ │ │ │ ldmvs r8, {r0, r1, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r0, {r2, r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xe75caf58 │ │ │ │ - bcs f4e28 <__read_chk@plt+0x8fa54> │ │ │ │ + bcs f4db8 <__read_chk@plt+0x8f9e4> │ │ │ │ stcge 4, cr15, [ip], {63} @ 0x3f │ │ │ │ @ instruction: 0xf04f6811 │ │ │ │ ldrbmi r3, [r1, #-255] @ 0xffffff01 │ │ │ │ svcge 0x0019f6ff │ │ │ │ ldmvs r3!, {r0, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r2, r4, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bvs e85e64 <__read_chk@plt+0xe20a90> │ │ │ │ + bvs e85df4 <__read_chk@plt+0xe20a20> │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ @ instruction: 0x4648ac90 │ │ │ │ - blx fee98bfa <__read_chk@plt+0xfee33826> │ │ │ │ + blx fee98b8a <__read_chk@plt+0xfee337b6> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmibmi lr, {r0, r3, r4, r7, sl, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - stmiavs r2!, {r1, r2, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - bcs ec434 <__read_chk@plt+0x87060> │ │ │ │ + stmiavs r2!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + bcs ec3c4 <__read_chk@plt+0x86ff0> │ │ │ │ strbhi pc, [r3], #0 @ │ │ │ │ mrscs r9, R8_usr │ │ │ │ andcs r2, r4, r1, lsl #4 │ │ │ │ - blx d16fd6 <__read_chk@plt+0xcb1c02> │ │ │ │ + blx d16f66 <__read_chk@plt+0xcb1b92> │ │ │ │ @ instruction: 0xf8dd68e6 │ │ │ │ stmdavs fp!, {r2, r6, pc} │ │ │ │ adcsle r2, r8, r0, lsl #28 │ │ │ │ stmdbls fp, {r1, r4, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ stmdbls r9, {r1, r3, r8, ip, pc} │ │ │ │ - bcs ff080 <__read_chk@plt+0x99cac> │ │ │ │ + bcs ff010 <__read_chk@plt+0x99c3c> │ │ │ │ mcrge 4, 6, pc, cr9, cr15, {3} @ │ │ │ │ @ instruction: 0xf1b82600 │ │ │ │ @ instruction: 0xf43e0f00 │ │ │ │ @ instruction: 0xf7feae94 │ │ │ │ ldmvs r3!, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r1, r3, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bvs 1e85cac <__read_chk@plt+0x1e208d8> │ │ │ │ + bvs 1e85c3c <__read_chk@plt+0x1e20868> │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ strbmi sl, [r8], -r6, lsl #24 │ │ │ │ - blx 2098c6a <__read_chk@plt+0x2033896> │ │ │ │ + blx 2098bfa <__read_chk@plt+0x2033826> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdbmi r3!, {r1, r2, r4, r5, r6, sl, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - stmiavs r2!, {r1, r2, r3, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - bcs ec4a4 <__read_chk@plt+0x870d0> │ │ │ │ - bmi 1ccf3bc <__read_chk@plt+0x1c69fe8> │ │ │ │ + stmiavs r2!, {r1, r2, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + bcs ec434 <__read_chk@plt+0x87060> │ │ │ │ + bmi 1ccf34c <__read_chk@plt+0x1c69f78> │ │ │ │ @ instruction: 0xe7c5447a │ │ │ │ ldrbtmi r4, [fp], #-2926 @ 0xfffff492 │ │ │ │ svclt 0x00d4f7fe │ │ │ │ @ instruction: 0x4618221d │ │ │ │ @ instruction: 0xf78921ff │ │ │ │ - blmi 1bd5bc4 <__read_chk@plt+0x1b707f0> │ │ │ │ + blmi 1bd5c34 <__read_chk@plt+0x1b70860> │ │ │ │ @ instruction: 0xf8529a0d │ │ │ │ @ instruction: 0xf7feb003 │ │ │ │ - bmi 1b4a4a4 <__read_chk@plt+0x1ae50d0> │ │ │ │ + bmi 1b4a434 <__read_chk@plt+0x1ae5060> │ │ │ │ @ instruction: 0x301cf8d9 │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ - blcs 10acec <__read_chk@plt+0xa5918> │ │ │ │ - bge fedd7dcc <__read_chk@plt+0xfed729f8> │ │ │ │ + blcs 10ac7c <__read_chk@plt+0xa58a8> │ │ │ │ + bge fedd7d5c <__read_chk@plt+0xfed72988> │ │ │ │ @ instruction: 0x1014f8dc │ │ │ │ ldmvs fp, {r0, r1, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r8, {r2, r3, r5, r7, r9, fp, sp, pc} │ │ │ │ - blle ffeeb704 <__read_chk@plt+0xffe86330> │ │ │ │ + blle ffeeb694 <__read_chk@plt+0xffe862c0> │ │ │ │ ldrdcs pc, [r0], -ip @ │ │ │ │ addsmi r4, r0, #167772160 @ 0xa000000 │ │ │ │ @ instruction: 0xf8d8daf3 │ │ │ │ - bl fe8e36f4 <__read_chk@plt+0xfe87e320> │ │ │ │ + bl fe8e3684 <__read_chk@plt+0xfe87e2b0> │ │ │ │ ldmdavs r9, {r1, r3}^ │ │ │ │ ldrmi r6, [r8], #-2195 @ 0xfffff76d │ │ │ │ svclt 0x00d1f7fe │ │ │ │ - blcs 1b4ed0 <__read_chk@plt+0x14fafc> │ │ │ │ + blcs 1b4e60 <__read_chk@plt+0x14fa8c> │ │ │ │ andshi pc, r2, #0 │ │ │ │ ldmibvs sl, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrd pc, [r0], -r3 │ │ │ │ andls lr, r0, #3440640 @ 0x348000 │ │ │ │ @ instruction: 0xf1b8920a │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @@ -120405,116 +120377,116 @@ │ │ │ │ adcmi r6, r1, #20, 16 @ 0x140000 │ │ │ │ subshi pc, sl, #64 @ 0x40 │ │ │ │ ldrbmi r6, [r4, #-2076]! @ 0xfffff7e4 │ │ │ │ subshi pc, r2, #0 │ │ │ │ strbtmi r4, [r4], -r9, lsl #11 │ │ │ │ strbmi fp, [r1], -r4, asr #31 │ │ │ │ vmin.u8 d4, d16, d8 │ │ │ │ - bvs 17bb350 <__read_chk@plt+0x1755f7c> │ │ │ │ + bvs 17bb2e0 <__read_chk@plt+0x1755f0c> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ orrhi pc, r3, r0, asr #32 │ │ │ │ tstls r6, #0, 6 │ │ │ │ svceq 0x0000f1ba │ │ │ │ adchi pc, pc, #0 │ │ │ │ - beq 157450 <__read_chk@plt+0xf207c> │ │ │ │ + beq 1573e0 <__read_chk@plt+0xf200c> │ │ │ │ svcge 0x0067f47f │ │ │ │ - blcs f4ffc <__read_chk@plt+0x8fc28> │ │ │ │ + blcs f4f8c <__read_chk@plt+0x8fbb8> │ │ │ │ ldrhi pc, [fp], #-0 │ │ │ │ - blmi fff978 <__read_chk@plt+0xf9a5a4> │ │ │ │ + blmi fff908 <__read_chk@plt+0xf9a534> │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - blx fe397120 <__read_chk@plt+0xfe331d4c> │ │ │ │ + blx fe3970b0 <__read_chk@plt+0xfe331cdc> │ │ │ │ ldrb r6, [r8, -r6, ror #17] │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8d11280 │ │ │ │ @ instruction: 0xf1b9900c │ │ │ │ @ instruction: 0xf47f0f01 │ │ │ │ @ instruction: 0xf892aaa6 │ │ │ │ @ instruction: 0x270210f4 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ stmiavs r1!, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - bls 33f5e0 <__read_chk@plt+0x2da20c> │ │ │ │ + bls 33f570 <__read_chk@plt+0x2da19c> │ │ │ │ stmdbcs r0, {r2, r3, r9, ip, pc} │ │ │ │ stmdage r8, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ mrrclt 0, 0, pc, ip, cr0 @ │ │ │ │ strmi r6, [fp], -sl, asr #19 │ │ │ │ ldmvs r6, {r2, r3, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ - bvs 17c67a0 <__read_chk@plt+0x17613cc> │ │ │ │ + bvs 17c6730 <__read_chk@plt+0x176135c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs r8, {r0, r1, r2, r5, r6, r9, sl, fp, sp, pc}^ │ │ │ │ ldmibvs r8, {r3, r5, r6, r8, ip, sp, pc}^ │ │ │ │ stmdavs r0, {r0, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf47f4288 │ │ │ │ @ instruction: 0x461eae5f │ │ │ │ - blcs f575c <__read_chk@plt+0x90388> │ │ │ │ + blcs f56ec <__read_chk@plt+0x90318> │ │ │ │ mrcge 4, 2, APSR_nzcv, cr10, cr15, {1} │ │ │ │ stmdacs r0, {r3, r4, r6, fp, sp, lr} │ │ │ │ ldmvs r8, {r0, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ rscle r2, r8, r0, lsl #16 │ │ │ │ stmdacs r0, {fp, ip, sp, lr} │ │ │ │ strb sp, [sl, r5, ror #1]! │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - andseq pc, r6, r0, lsr #19 │ │ │ │ - andseq r5, r8, r2, ror #1 │ │ │ │ - eorseq r3, sl, r4, lsr r4 │ │ │ │ - eoreq r8, r7, r8, lsr #26 │ │ │ │ - eoreq pc, ip, r2, lsr r6 @ │ │ │ │ - eoreq pc, ip, r0, lsl #14 │ │ │ │ - eorseq r3, sl, ip, ror #5 │ │ │ │ - eorseq r3, sl, r6, asr r2 │ │ │ │ - ldrhteq r3, [sl], -sl │ │ │ │ - andseq r4, r8, sl, lsl fp │ │ │ │ - @ instruction: 0x001bafde │ │ │ │ - eorseq r3, sl, r6, lsl r1 │ │ │ │ - ldrhteq r3, [sl], -r6 │ │ │ │ - andseq r4, r8, r8, lsr #20 │ │ │ │ - eorseq r2, sl, r4, asr #30 │ │ │ │ - andseq r4, r8, r8, lsr #17 │ │ │ │ - andseq r4, r8, r2, lsr #16 │ │ │ │ - andseq r4, r8, r8, lsr #15 │ │ │ │ - andseq r4, r8, r4, asr r7 │ │ │ │ - eoreq r8, r7, r0, lsl #13 │ │ │ │ - eoreq r8, r7, sl, ror r6 │ │ │ │ + andseq pc, r6, r8, ror #17 │ │ │ │ + @ instruction: 0x00184ff6 │ │ │ │ + eorseq r3, sl, r4, lsr #9 │ │ │ │ + eoreq r8, r7, ip, lsr ip │ │ │ │ + eoreq pc, ip, r6, lsr r5 @ │ │ │ │ + eoreq pc, ip, r4, lsl #12 │ │ │ │ + eorseq r3, sl, ip, asr r3 │ │ │ │ + eorseq r3, sl, r6, asr #5 │ │ │ │ + eorseq r3, sl, sl, lsr #4 │ │ │ │ + andseq r4, r8, lr, lsr #20 │ │ │ │ + @ instruction: 0x001baef2 │ │ │ │ + eorseq r3, sl, r6, lsl #3 │ │ │ │ + eorseq r3, sl, r6, lsr #2 │ │ │ │ + andseq r4, r8, ip, lsr r9 │ │ │ │ + ldrhteq r2, [sl], -r4 │ │ │ │ + @ instruction: 0x001847bc │ │ │ │ + andseq r4, r8, r6, lsr r7 │ │ │ │ + @ instruction: 0x001846bc │ │ │ │ + andseq r4, r8, r8, ror #12 │ │ │ │ + mlaeq r7, r4, r5, r8 │ │ │ │ + eoreq r8, r7, lr, lsl #11 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r2, sl, ip, asr #26 │ │ │ │ - andseq r4, r8, r4, lsl #12 │ │ │ │ + ldrhteq r2, [sl], -ip │ │ │ │ + andseq r4, r8, r8, lsl r5 │ │ │ │ addmi r9, sl, #61440 @ 0xf000 │ │ │ │ stclge 6, cr15, [r6], #-1020 @ 0xfffffc04 │ │ │ │ ldmdacs r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmvs r2, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 4b54c0 <__read_chk@plt+0x4500ec> │ │ │ │ + bls 4b5450 <__read_chk@plt+0x45007c> │ │ │ │ svclt 0x00d44592 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svclt 0x00cc4290 │ │ │ │ @ instruction: 0xf049464a │ │ │ │ - bcs db69c <__read_chk@plt+0x762c8> │ │ │ │ + bcs db62c <__read_chk@plt+0x76258> │ │ │ │ mrrcge 4, 7, pc, r2, cr15 @ │ │ │ │ stmdals pc, {r3, r8, fp, ip, pc} @ │ │ │ │ stmdbeq r1, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ vrshl.u8 d20, d1, d16 │ │ │ │ ldmdbls r3, {r0, r4, r5, r7, r8, pc} │ │ │ │ svclt 0x00b92900 │ │ │ │ stmdaeq r1, {r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1014691 │ │ │ │ @ instruction: 0xf8dd0901 │ │ │ │ strb r8, [r1], #-60 @ 0xffffffc4 │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf5039216 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ - bne fe1632f0 <__read_chk@plt+0xfe0fdf1c> │ │ │ │ + bne fe163280 <__read_chk@plt+0xfe0fdeac> │ │ │ │ svclt 0x00b82a01 │ │ │ │ addmi r2, r2, #268435456 @ 0x10000000 │ │ │ │ ldrmi fp, [r2], #4052 @ 0xfd4 │ │ │ │ - bl 36c0e8 <__read_chk@plt+0x306d14> │ │ │ │ + bl 36c078 <__read_chk@plt+0x306ca4> │ │ │ │ strbmi r0, [r9, #-2304] @ 0xfffff700 │ │ │ │ stmiavs r3!, {r0, r3, r5, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwls r8, #855 @ 0x357 │ │ │ │ @ instruction: 0xf8df2100 │ │ │ │ andcs r3, r1, #156, 14 @ 0x2700000 │ │ │ │ ldrbtmi r2, [fp], #-16 │ │ │ │ @@ -120522,63 +120494,63 @@ │ │ │ │ @ instruction: 0xf8dd68e1 │ │ │ │ @ instruction: 0xf7ff8044 │ │ │ │ @ instruction: 0xf8dfb97c │ │ │ │ ldrbtmi r1, [r9], #-1928 @ 0xfffff878 │ │ │ │ stmdavs fp!, {r1, r3, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf5039908 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ - bne fe363340 <__read_chk@plt+0xfe2fdf6c> │ │ │ │ + bne fe3632d0 <__read_chk@plt+0xfe2fdefc> │ │ │ │ svclt 0x00b82a01 │ │ │ │ addmi r2, sl, #268435456 @ 0x10000000 │ │ │ │ - bl feb8ae7c <__read_chk@plt+0xfeb25aa8> │ │ │ │ - bl feb5d738 <__read_chk@plt+0xfeaf8364> │ │ │ │ + bl feb8ae0c <__read_chk@plt+0xfeb25a38> │ │ │ │ + bl feb5d6c8 <__read_chk@plt+0xfeaf82f4> │ │ │ │ @ instruction: 0xf1ba0a01 │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ stmiavs r1!, {r0, r4, r5, r6, r9, pc}^ │ │ │ │ andls r9, sl, #45056 @ 0xb000 │ │ │ │ @ instruction: 0xf8dd9a09 │ │ │ │ andls r8, ip, #68 @ 0x44 │ │ │ │ @ instruction: 0xf43e2900 │ │ │ │ orrs sl, r5, #260 @ 0x104 │ │ │ │ @ instruction: 0x1744f8df │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7892000 │ │ │ │ - andcs lr, r2, #168, 26 @ 0x2a00 │ │ │ │ + andcs lr, r2, #224, 26 @ 0x3800 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0282004 │ │ │ │ @ instruction: 0xf7fffc89 │ │ │ │ @ instruction: 0xf7edb947 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldmdalt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwls r9, #43787 @ 0xab0b │ │ │ │ movwls r9, #51977 @ 0xcb09 │ │ │ │ svclt 0x0000f7fe │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ - blge feb9808c <__read_chk@plt+0xfeb32cb8> │ │ │ │ + blge feb9801c <__read_chk@plt+0xfeb32c48> │ │ │ │ strbmi r4, [r9], -sl, asr #12 │ │ │ │ - ldmda r2, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm sl, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x3700f8df │ │ │ │ @ instruction: 0xf8529a0d │ │ │ │ and r8, r4, r3 │ │ │ │ andls pc, r0, r8, lsl #16 │ │ │ │ @ instruction: 0xf10a4640 │ │ │ │ - stmdavs r3!, {r0, r2, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r0], -r1, lsl #2 │ │ │ │ rscsvc pc, pc, #68, 12 @ 0x4400000 │ │ │ │ - stc 7, cr15, [sl], #548 @ 0x224 │ │ │ │ + stcl 7, cr15, [r2], #548 @ 0x224 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - bllt fe518fc0 <__read_chk@plt+0xfe4b3bec> │ │ │ │ + bllt fe518f50 <__read_chk@plt+0xfe4b3b7c> │ │ │ │ strbmi r9, [r8], -sl │ │ │ │ @ instruction: 0xf7fa930c │ │ │ │ - bls 39972c <__read_chk@plt+0x334358> │ │ │ │ + bls 3996bc <__read_chk@plt+0x3342e8> │ │ │ │ svclt 0x00181e01 │ │ │ │ andcc r2, r1, #1073741824 @ 0x40000000 │ │ │ │ - blt ff0d8fd8 <__read_chk@plt+0xff073c04> │ │ │ │ - blcs 1b51ac <__read_chk@plt+0x14fdd8> │ │ │ │ + blt ff0d8f68 <__read_chk@plt+0xff073b94> │ │ │ │ + blcs 1b513c <__read_chk@plt+0x14fd68> │ │ │ │ adcshi pc, r0, r0 │ │ │ │ ldmibvs sl, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrd pc, [r0], -r3 │ │ │ │ andls lr, r0, #3440640 @ 0x348000 │ │ │ │ @ instruction: 0xf1b8920a │ │ │ │ suble r0, r5, r0, lsl #30 │ │ │ │ @@ -120587,342 +120559,342 @@ │ │ │ │ ldmdavs r4, {r0, fp, sp, lr} │ │ │ │ @ instruction: 0xf04042a1 │ │ │ │ ldmdavs ip, {r0, r1, r2, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0004574 │ │ │ │ strmi r8, [r9, #223] @ 0xdf │ │ │ │ svclt 0x00bc4664 │ │ │ │ ldrmi r4, [r8], r1, asr #12 │ │ │ │ - bvs 7d1d10 <__read_chk@plt+0x76c93c> │ │ │ │ + bvs 7d1ca0 <__read_chk@plt+0x76c8cc> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldcge 4, cr15, [r0], {63} @ 0x3f │ │ │ │ - bvs 17d3120 <__read_chk@plt+0x176dd4c> │ │ │ │ + bvs 17d30b0 <__read_chk@plt+0x176dcdc> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r7, r9, sl, fp, sp, pc} │ │ │ │ rscsle r4, r8, r2, ror r5 │ │ │ │ ldmdavs r1, {r1, r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ ldclle 5, cr4, [r4, #548]! @ 0x224 │ │ │ │ ldrmi r2, [r8], r0, lsl #2 │ │ │ │ stmdals sl, {r1, r4, r6, fp, sp, lr} │ │ │ │ vqsub.u8 d4, d16, d0 │ │ │ │ - bvs 17bbc74 <__read_chk@plt+0x17568a0> │ │ │ │ + bvs 17bbc04 <__read_chk@plt+0x1756830> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ strbmi sl, [r0], -r2, ror #28 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ subsls pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf988f7fa │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ rschi pc, r3, #64 @ 0x40 │ │ │ │ strbmi r9, [r6], -r8, lsl #20 │ │ │ │ stmdbeq r2, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ - blt 65907c <__read_chk@plt+0x5f3ca8> │ │ │ │ - blcs f58f0 <__read_chk@plt+0x9051c> │ │ │ │ - blge ffa18184 <__read_chk@plt+0xff9b2db0> │ │ │ │ + blt 65900c <__read_chk@plt+0x5f3c38> │ │ │ │ + blcs f5880 <__read_chk@plt+0x904ac> │ │ │ │ + blge ffa18114 <__read_chk@plt+0xff9b2d40> │ │ │ │ ldrbmi r6, [r2, #-2074]! @ 0xfffff7e6 │ │ │ │ ldmibvs sl, {r3, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ strmi r6, [r9, #2065] @ 0x811 │ │ │ │ strdcs sp, [r0, -r4] │ │ │ │ ldmdavs r2, {r3, r4, r7, r9, sl, lr}^ │ │ │ │ addsmi r9, r0, #655360 @ 0xa0000 │ │ │ │ rschi pc, r5, #192, 4 │ │ │ │ - blcs f5914 <__read_chk@plt+0x90540> │ │ │ │ + blcs f58a4 <__read_chk@plt+0x904d0> │ │ │ │ strbmi sp, [r0], -r8, lsr #3 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ subsls pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf962f7fa │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ ldrdls sp, [sl], -sl │ │ │ │ movwls r4, #50736 @ 0xc630 │ │ │ │ @ instruction: 0xf95af7fa │ │ │ │ vmlane.f32 s18, s2, s20 │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ - blls 3e58d8 <__read_chk@plt+0x380504> │ │ │ │ + blls 3e5868 <__read_chk@plt+0x380494> │ │ │ │ tstcs r0, r8, lsl pc │ │ │ │ svclt 0x00182900 │ │ │ │ @ instruction: 0x464946b0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8934646 │ │ │ │ @ instruction: 0xf08220f4 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ @ instruction: 0xf8d820f4 │ │ │ │ @ instruction: 0xf7fc0000 │ │ │ │ - b 79ad80 <__read_chk@plt+0x7359ac> │ │ │ │ + b 79ad10 <__read_chk@plt+0x73593c> │ │ │ │ svclt 0x00380a20 │ │ │ │ @ instruction: 0xf7ff4682 │ │ │ │ - blls 3c9a08 <__read_chk@plt+0x364634> │ │ │ │ - blls 33fd34 <__read_chk@plt+0x2da960> │ │ │ │ + blls 3c9998 <__read_chk@plt+0x3645c4> │ │ │ │ + blls 33fcc4 <__read_chk@plt+0x2da8f0> │ │ │ │ @ instruction: 0xf7fe930c │ │ │ │ movwcs fp, #24118 @ 0x5e36 │ │ │ │ @ instruction: 0xf7ff6423 │ │ │ │ movwcs fp, #18545 @ 0x4871 │ │ │ │ movwcs lr, #6138 @ 0x17fa │ │ │ │ @ instruction: 0xf8dd68e1 │ │ │ │ strtvs r8, [r3], #-68 @ 0xffffffbc │ │ │ │ stmdalt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs f5afc <__read_chk@plt+0x90728> │ │ │ │ + blcs f5a8c <__read_chk@plt+0x906b8> │ │ │ │ stclge 4, cr15, [sl, #252]! @ 0xfc │ │ │ │ @ instruction: 0xf0127a1a │ │ │ │ svclt 0x00080f20 │ │ │ │ strb r4, [r4, #1587]! @ 0x633 │ │ │ │ strb r2, [r7, r6, lsl #6]! │ │ │ │ - blcs f5b14 <__read_chk@plt+0x90740> │ │ │ │ + blcs f5aa4 <__read_chk@plt+0x906d0> │ │ │ │ svcge 0x004cf43f │ │ │ │ @ instruction: 0xf0127a1a │ │ │ │ svclt 0x00080f20 │ │ │ │ smlaldx r4, r6, r3, r6 │ │ │ │ - blcs f54e8 <__read_chk@plt+0x90114> │ │ │ │ + blcs f5478 <__read_chk@plt+0x900a4> │ │ │ │ ldclge 4, cr15, [r6], #-252 @ 0xffffff04 │ │ │ │ - blcs f91d0 <__read_chk@plt+0x93dfc> │ │ │ │ + blcs f9160 <__read_chk@plt+0x93d8c> │ │ │ │ ldclge 4, cr15, [r2], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0x461ee476 │ │ │ │ - bls 3141e4 <__read_chk@plt+0x2aee10> │ │ │ │ + bls 314174 <__read_chk@plt+0x2aeda0> │ │ │ │ andeq lr, r2, sl, lsl #22 │ │ │ │ ldrmi r9, [r2, #2575] @ 0xa0f │ │ │ │ svclt 0x00d44611 │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ svclt 0x00d84290 │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf89c81c4 │ │ │ │ stmdals r8, {r3, r8, sp} │ │ │ │ svclt 0x00a84282 │ │ │ │ @ instruction: 0xf6bf46d1 │ │ │ │ @ instruction: 0xf8dfab22 │ │ │ │ ldrbtmi r2, [sl], #-1280 @ 0xfffffb00 │ │ │ │ @ instruction: 0xf8d26892 │ │ │ │ - bls 4cb20c <__read_chk@plt+0x465e38> │ │ │ │ - bcs ec9f4 <__read_chk@plt+0x87620> │ │ │ │ + bls 4cb19c <__read_chk@plt+0x465dc8> │ │ │ │ + bcs ec984 <__read_chk@plt+0x875b0> │ │ │ │ stmdbcc r1, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - bl febecbdc <__read_chk@plt+0xfeb87808> │ │ │ │ + bl febecb6c <__read_chk@plt+0xfeb87798> │ │ │ │ stmdbcs r4, {r0, r8} │ │ │ │ - blge 558ebc <__read_chk@plt+0x4f3ae8> │ │ │ │ + blge 558e4c <__read_chk@plt+0x4f3a78> │ │ │ │ svclt 0x00d42805 │ │ │ │ stmdbeq r0, {r2, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdbeq r5, {r2, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ stmibvc r9!, {r0, r3, r5, r9, fp, sp, lr, pc}^ │ │ │ │ - bllt 2d91d0 <__read_chk@plt+0x273dfc> │ │ │ │ - blcs f5a44 <__read_chk@plt+0x90670> │ │ │ │ + bllt 2d9160 <__read_chk@plt+0x273d8c> │ │ │ │ + blcs f59d4 <__read_chk@plt+0x90600> │ │ │ │ svcge 0x0013f47f │ │ │ │ strb r4, [r4, -r4, ror #12]! │ │ │ │ - blcs f5b50 <__read_chk@plt+0x9077c> │ │ │ │ + blcs f5ae0 <__read_chk@plt+0x9070c> │ │ │ │ stcge 4, cr15, [r0, #508]! @ 0x1fc │ │ │ │ ldr r4, [r8, -r4, ror #12]! │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x07183115 │ │ │ │ sbcshi pc, r7, r0, asr #2 │ │ │ │ strtne pc, [r4], #2271 @ 0x8df │ │ │ │ stmdals r5, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xff6ef7d9 │ │ │ │ svclt 0x00f8f7fe │ │ │ │ @ instruction: 0x46d04691 │ │ │ │ - blt fe719210 <__read_chk@plt+0xfe6b3e3c> │ │ │ │ + blt fe7191a0 <__read_chk@plt+0xfe6b3dcc> │ │ │ │ andcs r6, r0, r3, ror #17 │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ - blcs db678 <__read_chk@plt+0x762a4> │ │ │ │ + blcs db608 <__read_chk@plt+0x76234> │ │ │ │ cmpphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ umullcc pc, r4, r4, r8 @ │ │ │ │ tstpeq r0, #19 @ p-variant is OBSOLETE │ │ │ │ movwls fp, #65288 @ 0xff08 │ │ │ │ rschi pc, r0, r0 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ movwls r0, #63489 @ 0xf801 │ │ │ │ - blt fea5923c <__read_chk@plt+0xfe9f3e68> │ │ │ │ + blt fea591cc <__read_chk@plt+0xfe9f3df8> │ │ │ │ strbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ sxtab16 r4, r6, r9, ror #8 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ tstls sl, fp, lsl #18 │ │ │ │ tstls ip, r9, lsl #18 │ │ │ │ smlalsne pc, r4, r2, r8 @ │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ rscsne pc, r4, r2, lsl #17 │ │ │ │ stmdbcs r0, {r0, r5, r6, r7, fp, sp, lr} │ │ │ │ ldcge 4, cr15, [r2, #248]! @ 0xf8 │ │ │ │ @ instruction: 0xf8dfe206 │ │ │ │ ldrbtmi r3, [fp], #-1084 @ 0xfffffbc4 │ │ │ │ - blt 2d9274 <__read_chk@plt+0x273ea0> │ │ │ │ + blt 2d9204 <__read_chk@plt+0x273e30> │ │ │ │ ldrmi r9, [sl, #2831] @ 0xb0f │ │ │ │ msrhi SPSR_irq, r0 │ │ │ │ strtge pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf0f144fa │ │ │ │ @ instruction: 0xf8dffa35 │ │ │ │ stmib sp, {r3, r5, sl, ip, sp}^ │ │ │ │ andcs sl, r3, #0 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ strbmi r2, [sl], r4 │ │ │ │ @ instruction: 0xf824f0e7 │ │ │ │ - blt fec592a0 <__read_chk@plt+0xfebf3ecc> │ │ │ │ + blt fec59230 <__read_chk@plt+0xfebf3e5c> │ │ │ │ ldrne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - stmiavs r2!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - bcs ecac4 <__read_chk@plt+0x876f0> │ │ │ │ + stmiavs r2!, {r1, r2, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ + bcs eca54 <__read_chk@plt+0x87680> │ │ │ │ ldcge 4, cr15, [r8], #508 @ 0x1fc │ │ │ │ ldrbtmi r4, [sl], #-2815 @ 0xfffff501 │ │ │ │ ldmibmi pc!, {r2, r4, r5, r7, sl, sp, lr, pc}^ @ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - stmiavs r2!, {r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - bcs ecae0 <__read_chk@plt+0x8770c> │ │ │ │ + stmiavs r2!, {r3, r5, sl, fp, sp, lr, pc} │ │ │ │ + bcs eca70 <__read_chk@plt+0x8769c> │ │ │ │ stcge 4, cr15, [sl], #508 @ 0x1fc │ │ │ │ ldrbtmi r4, [sl], #-2810 @ 0xfffff506 │ │ │ │ ldmibmi sl!, {r1, r2, r5, r7, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - stmiavs r2!, {r1, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - bcs ecafc <__read_chk@plt+0x87728> │ │ │ │ + stmiavs r2!, {r1, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ + bcs eca8c <__read_chk@plt+0x876b8> │ │ │ │ ldcge 4, cr15, [ip], {127} @ 0x7f │ │ │ │ ldrbtmi r4, [sl], #-2805 @ 0xfffff50b │ │ │ │ movwcs lr, #1176 @ 0x498 │ │ │ │ stceq 0, cr15, [r3], {79} @ 0x4f │ │ │ │ stmib r4, {r1, r3, r4, r7, r8, sl, lr}^ │ │ │ │ svclt 0x00c8c31b │ │ │ │ stcle 6, cr4, [fp, #-608] @ 0xfffffda0 │ │ │ │ @ instruction: 0xf04f4640 │ │ │ │ @ instruction: 0xf7fa31ff │ │ │ │ svcvs 0x0023fa25 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r2, #1027] @ 0x403 │ │ │ │ mvnsle r6, r3, lsr #14 │ │ │ │ andsls r2, r1, r1 │ │ │ │ - blx 1775e │ │ │ │ + blx fea176ee <__read_chk@plt+0xfe9b231a> │ │ │ │ @ instruction: 0xf8dd68e1 │ │ │ │ stmdavs fp!, {r2, r6, pc} │ │ │ │ @ instruction: 0xf43e2900 │ │ │ │ orrs sl, pc, fp, asr #26 │ │ │ │ andcs r4, r5, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xf1092000 │ │ │ │ ldrbtmi r3, [r9], #-1023 @ 0xfffffc01 │ │ │ │ @ instruction: 0xf8cd9313 │ │ │ │ @ instruction: 0xf7898058 │ │ │ │ - andcs lr, r3, #178176 @ 0x2b800 │ │ │ │ + andcs lr, r3, #235520 @ 0x39800 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf0282004 │ │ │ │ @ instruction: 0xf1b8fa8f │ │ │ │ @ instruction: 0xf8cd0f00 │ │ │ │ @ instruction: 0xf6bf803c │ │ │ │ - blls 4c5b94 <__read_chk@plt+0x4607c0> │ │ │ │ + blls 4c5b24 <__read_chk@plt+0x460750> │ │ │ │ @ instruction: 0xf0003301 │ │ │ │ ldmibmi r8, {r2, r5, r8, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - andcs lr, r3, #152, 22 @ 0x26000 │ │ │ │ + andcs lr, r3, #208, 22 @ 0x34000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0282004 │ │ │ │ @ instruction: 0xf7fefa79 │ │ │ │ ldmibmi r2, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7894479 │ │ │ │ - strbmi lr, [r1], -sl, lsl #23 │ │ │ │ + strbmi lr, [r1], -r2, asr #23 │ │ │ │ andcs r4, r5, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0282004 │ │ │ │ @ instruction: 0xf7fefa6b │ │ │ │ stmibmi ip, {r0, r3, r5, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xe7284479 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ ldmibge r6, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xff8ef109 │ │ │ │ + @ instruction: 0xff36f109 │ │ │ │ ldmiblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0a42000 │ │ │ │ @ instruction: 0xf8ddfb73 │ │ │ │ @ instruction: 0xf7ff8044 │ │ │ │ - blmi ff2097e4 <__read_chk@plt+0xff1a4410> │ │ │ │ + blmi ff209774 <__read_chk@plt+0xff1a43a0> │ │ │ │ andsls r2, r7, #0, 4 │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blcs 135a48 <__read_chk@plt+0xd0674> │ │ │ │ + blcs 1359d8 <__read_chk@plt+0xd0604> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ movwls r3, #64257 @ 0xfb01 │ │ │ │ stmiavs r3!, {r1, r2, r4, r8, r9, ip, pc}^ │ │ │ │ rsbsle r2, r2, r0, lsl #22 │ │ │ │ umullcs pc, r4, r4, r8 @ │ │ │ │ strle r0, [r7], #-1744 @ 0xfffff930 │ │ │ │ stmdals pc, {r8, sp} @ │ │ │ │ - blx 1d193e4 <__read_chk@plt+0x1cb4010> │ │ │ │ + blx 1d19374 <__read_chk@plt+0x1cb3fa0> │ │ │ │ pkhbtmi r9, r0, r6, lsl #22 │ │ │ │ stmiblt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bvs 7acc70 <__read_chk@plt+0x74789c> │ │ │ │ + bvs 7acc00 <__read_chk@plt+0x74782c> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blls 4cf7d0 <__read_chk@plt+0x46a3fc> │ │ │ │ + blls 4cf760 <__read_chk@plt+0x46a38c> │ │ │ │ ldmiblt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blcs f56ac <__read_chk@plt+0x902d8> │ │ │ │ + blcs f563c <__read_chk@plt+0x90268> │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ andcs r9, r1, #0, 6 │ │ │ │ smlatbcs r0, lr, fp, r4 │ │ │ │ @ instruction: 0xf04f2010 │ │ │ │ ldrbtmi r0, [fp], #-2560 @ 0xfffff600 │ │ │ │ @ instruction: 0xff30f0e6 │ │ │ │ mcrlt 7, 7, pc, cr0, cr14, {7} @ │ │ │ │ ldrbtmi r4, [sl], #-2730 @ 0xfffff556 │ │ │ │ - bcs f568c <__read_chk@plt+0x902b8> │ │ │ │ + bcs f561c <__read_chk@plt+0x90248> │ │ │ │ ldclge 4, cr15, [r9, #-508]! @ 0xfffffe04 │ │ │ │ cdppl 5, 4, cr15, cr0, cr3, {0} │ │ │ │ andls r9, sl, #45056 @ 0xb000 │ │ │ │ @ instruction: 0xf8de9a09 │ │ │ │ @ instruction: 0xf89e0280 │ │ │ │ andls ip, ip, #244 @ 0xf4 │ │ │ │ @ instruction: 0xf04c6881 │ │ │ │ stmdavs r2, {r5, sl, fp} │ │ │ │ @ instruction: 0xf88e68c0 │ │ │ │ - bne 158b83c <__read_chk@plt+0x1526468> │ │ │ │ + bne 158b7cc <__read_chk@plt+0x15263f8> │ │ │ │ @ instruction: 0xf8dd1a12 │ │ │ │ stmiavs r1!, {r2, r6, pc}^ │ │ │ │ rscvc lr, r2, #139264 @ 0x22000 │ │ │ │ stmdbcs r0, {r3, r9, ip, pc} │ │ │ │ stcge 4, cr15, [r8], #248 @ 0xf8 │ │ │ │ - bvs 493874 <__read_chk@plt+0x42e4a0> │ │ │ │ + bvs 493804 <__read_chk@plt+0x42e430> │ │ │ │ ldrmi r6, [r8, #2099] @ 0x833 │ │ │ │ mrcge 4, 5, APSR_nzcv, cr9, cr14, {1} │ │ │ │ ldmdavs r3!, {r1, r2, r4, r5, r9, fp, sp, lr} │ │ │ │ mvnsle r4, r3, asr #10 │ │ │ │ mrclt 7, 5, APSR_nzcv, cr3, cr14, {7} │ │ │ │ - bl 381cbc <__read_chk@plt+0x31c8e8> │ │ │ │ - bls 49d8a8 <__read_chk@plt+0x4384d4> │ │ │ │ + bl 381c4c <__read_chk@plt+0x31c878> │ │ │ │ + bls 49d838 <__read_chk@plt+0x438464> │ │ │ │ svclt 0x00c44591 │ │ │ │ stmdaeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf73f46e1 │ │ │ │ strbtmi sl, [r1], fp, asr #18 │ │ │ │ @ instruction: 0xf7ff46d0 │ │ │ │ strmi fp, [sl], -r7, asr #18 │ │ │ │ mrrceq 1, 0, pc, r0, cr13 @ │ │ │ │ ldrsbtne pc, [ip], r0 @ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ - blx ffc99472 <__read_chk@plt+0xffc3409e> │ │ │ │ + blx ffc99402 <__read_chk@plt+0xffc3402e> │ │ │ │ @ instruction: 0xf7fe4680 │ │ │ │ - blls 4cb2b4 <__read_chk@plt+0x465ee0> │ │ │ │ + blls 4cb244 <__read_chk@plt+0x465e70> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff930f │ │ │ │ stmiavs r2!, {r1, r2, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bvs 586f34 <__read_chk@plt+0x521b60> │ │ │ │ + bvs 586ec4 <__read_chk@plt+0x521af0> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavs r1, {r0, r1, r2, r3, r7, r9, sl, fp, sp, pc}^ │ │ │ │ ldmibvs r2, {r0, r4, r6, r8, ip, sp, pc}^ │ │ │ │ ldmib r2, {r1, r3, r8, r9, ip, pc}^ │ │ │ │ strbmi r8, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf99ef7fa │ │ │ │ strmi r9, [r1], sl, lsl #22 │ │ │ │ ldmdblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbcs r0, {r0, r4, r6, r7, fp, sp, lr} │ │ │ │ stmdavc r9, {r0, r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ rscle r2, r8, r0, lsl #18 │ │ │ │ - bl fe9d54cc <__read_chk@plt+0xfe9700f8> │ │ │ │ + bl fe9d545c <__read_chk@plt+0xfe970088> │ │ │ │ ldrbmi r0, [r1], sl, lsl #6 │ │ │ │ - blls 722680 <__read_chk@plt+0x6bd2ac> │ │ │ │ - blcs ff57c <__read_chk@plt+0x9a1a8> │ │ │ │ + blls 722610 <__read_chk@plt+0x6bd23c> │ │ │ │ + blcs ff50c <__read_chk@plt+0x9a138> │ │ │ │ stmdbge r5!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdge pc, [r0, #143] @ 0x8f │ │ │ │ @ instruction: 0xe6aa44fa │ │ │ │ ldrbtmi r4, [fp], #-2927 @ 0xfffff491 │ │ │ │ - bllt 419534 <__read_chk@plt+0x3b4160> │ │ │ │ + bllt 4194c4 <__read_chk@plt+0x3b40f0> │ │ │ │ ldrbtmi r4, [fp], #-2926 @ 0xfffff492 │ │ │ │ - blt ff6d953c <__read_chk@plt+0xff674168> │ │ │ │ + blt ff6d94cc <__read_chk@plt+0xff6740f8> │ │ │ │ @ instruction: 0xa1b4f8df │ │ │ │ @ instruction: 0xe69e44fa │ │ │ │ tstcs r0, fp, lsr #16 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andseq pc, r0, #130 @ 0x82 │ │ │ │ @@ -120937,34 +120909,34 @@ │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf08220f4 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ @ instruction: 0xf7fc20f4 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ movwcs fp, #4002 @ 0xfa2 │ │ │ │ tstls r6, #136314880 @ 0x8200000 │ │ │ │ - bllt 1e59598 <__read_chk@plt+0x1df41c4> │ │ │ │ + bllt 1e59528 <__read_chk@plt+0x1df4154> │ │ │ │ ldrbtmi r4, [fp], #-2903 @ 0xfffff4a9 │ │ │ │ - blmi 16d4838 <__read_chk@plt+0x166f464> │ │ │ │ + blmi 16d47c8 <__read_chk@plt+0x166f3f4> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - blmi 1689b58 <__read_chk@plt+0x1624784> │ │ │ │ + blmi 1689ae8 <__read_chk@plt+0x1624714> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - bmi 164a538 <__read_chk@plt+0x15e5164> │ │ │ │ + bmi 164a4c8 <__read_chk@plt+0x15e50f4> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ ldmdami r4, {r0, r3, r4, r5, r8, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0a44478 │ │ │ │ stmiavs r1!, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ mrclt 7, 0, APSR_nzcv, cr11, cr14, {7} │ │ │ │ ldrbtmi r4, [sl], #-2641 @ 0xfffff5af │ │ │ │ stmiblt r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ andcs lr, r0, #9961472 @ 0x980000 │ │ │ │ @ instruction: 0x21202301 │ │ │ │ movwcs lr, #6592 @ 0x19c0 │ │ │ │ sbcvs r2, r3, r8, lsl #6 │ │ │ │ - @ instruction: 0xf96ef10f │ │ │ │ + @ instruction: 0xf916f10f │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ ldmdavs r2, {r6, r7, sp} │ │ │ │ andhi pc, r0, r2, asr #17 │ │ │ │ mcrlt 7, 6, pc, cr9, cr14, {7} @ │ │ │ │ andcs r2, r3, #0, 6 │ │ │ │ stmib r4, {r1, r3, r4, r7, r8, sl, lr}^ │ │ │ │ @ instruction: 0xf77e231b │ │ │ │ @@ -120974,73 +120946,73 @@ │ │ │ │ svcvs 0x0023f8a7 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r2, #1027] @ 0x403 │ │ │ │ mvnsle r6, r3, lsr #14 │ │ │ │ mrclt 7, 7, APSR_nzcv, cr7, cr14, {7} │ │ │ │ ldmdavs r2!, {r1, r2, r3, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf43f4282 │ │ │ │ - bvs e85c4c <__read_chk@plt+0xe20878> │ │ │ │ + bvs e85bdc <__read_chk@plt+0xe20808> │ │ │ │ addsmi r6, sl, #3276800 @ 0x320000 │ │ │ │ @ instruction: 0xf7ffd1fb │ │ │ │ andls fp, sl, r1, lsl #19 │ │ │ │ movwls r4, #50736 @ 0xc630 │ │ │ │ mrc2 7, 4, pc, cr12, cr9, {7} │ │ │ │ vmlane.f32 s18, s2, s20 │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ strb r3, [r0, #-513] @ 0xfffffdff │ │ │ │ - blge 52cf18 <__read_chk@plt+0x4c7b44> │ │ │ │ + blge 52cea8 <__read_chk@plt+0x4c7ad4> │ │ │ │ @ instruction: 0x4620aa12 │ │ │ │ @ instruction: 0xf87ef7fe │ │ │ │ strmi r6, [r2], r1, ror #17 │ │ │ │ stcllt 7, cr15, [sp, #1016] @ 0x3f8 │ │ │ │ svclt 0x00142900 │ │ │ │ ldrmi r4, [r8], r8, lsl #13 │ │ │ │ stmdbcs r0, {r0, r1, r2, r4, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ pkhbtmi fp, r8, r4, lsl #30 │ │ │ │ ldr r4, [r8, #-1688] @ 0xfffff968 │ │ │ │ ssat r9, #29, r7, lsl #18 │ │ │ │ - bl 381ea0 <__read_chk@plt+0x31cacc> │ │ │ │ + bl 381e30 <__read_chk@plt+0x31ca5c> │ │ │ │ @ instruction: 0xf7ff0902 │ │ │ │ @ instruction: 0xf789b9a5 │ │ │ │ - svclt 0x0000e99a │ │ │ │ - mlaseq sl, r8, fp, r2 │ │ │ │ - andseq r4, r8, r6, lsr #9 │ │ │ │ - andseq pc, r6, r2, lsr #14 │ │ │ │ - andseq r4, r8, r8, lsr #9 │ │ │ │ + svclt 0x0000e9d2 │ │ │ │ + eorseq r2, sl, r8, lsl #24 │ │ │ │ + @ instruction: 0x001843ba │ │ │ │ + andseq pc, r6, sl, ror #12 │ │ │ │ + @ instruction: 0x001843bc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r2, sl, lr, ror #16 │ │ │ │ - andseq pc, r6, r0, lsr r4 @ │ │ │ │ - andseq r4, r8, r0, lsl #4 │ │ │ │ - eoreq r8, r7, sl, lsr #1 │ │ │ │ - andseq r4, r8, ip, asr #32 │ │ │ │ - @ instruction: 0x001841f8 │ │ │ │ - ldrsbeq r4, [r8], -ip │ │ │ │ - eoreq r8, r7, lr, asr r0 │ │ │ │ - andseq r4, r8, r0, asr #1 │ │ │ │ - eoreq r8, r7, r2, asr #32 │ │ │ │ - andseq r4, r8, r8, asr #1 │ │ │ │ - eoreq r8, r7, r6, lsr #32 │ │ │ │ - andseq pc, r6, sl, lsl #4 │ │ │ │ - andseq pc, r6, ip, lsr #3 │ │ │ │ - andseq r3, r8, r4, asr #31 │ │ │ │ - andseq sl, fp, r8, lsl r5 │ │ │ │ - eorseq r2, sl, ip, lsr r6 │ │ │ │ - andseq r3, r8, sl, asr #30 │ │ │ │ - ldrsbteq r2, [sl], -r2 │ │ │ │ - eoreq r0, sp, r4, lsl r4 │ │ │ │ - eoreq r7, r7, sl, ror #27 │ │ │ │ - eoreq r7, r7, r2, ror #27 │ │ │ │ - strdeq r0, [sp], -ip @ │ │ │ │ - eoreq r7, r7, lr, ror sp │ │ │ │ - eoreq r7, r7, r8, ror sp │ │ │ │ - eoreq r7, r7, r0, ror sp │ │ │ │ - eoreq r7, r7, r8, ror #26 │ │ │ │ - andseq lr, r8, r4, lsl #10 │ │ │ │ - eoreq r7, r7, r2, asr sp │ │ │ │ - eoreq r7, r7, sl, asr #26 │ │ │ │ + ldrsbteq r2, [sl], -lr │ │ │ │ + andseq pc, r6, r8, ror r3 @ │ │ │ │ + andseq r4, r8, r4, lsl r1 │ │ │ │ + strhteq r7, [r7], -lr │ │ │ │ + andseq r3, r8, r0, ror #30 │ │ │ │ + andseq r4, r8, ip, lsl #2 │ │ │ │ + @ instruction: 0x00183ff0 │ │ │ │ + eoreq r7, r7, r2, ror pc │ │ │ │ + @ instruction: 0x00183fd4 │ │ │ │ + eoreq r7, r7, r6, asr pc │ │ │ │ + @ instruction: 0x00183fdc │ │ │ │ + eoreq r7, r7, sl, lsr pc │ │ │ │ + andseq pc, r6, r2, asr r1 @ │ │ │ │ + ldrsheq pc, [r6], -r4 @ │ │ │ │ + @ instruction: 0x00183ed8 │ │ │ │ + andseq sl, fp, ip, lsr #8 │ │ │ │ + eorseq r2, sl, ip, lsr #13 │ │ │ │ + andseq r3, r8, lr, asr lr │ │ │ │ + eorseq r2, sl, r2, asr #12 │ │ │ │ + eoreq r0, sp, r8, lsl r3 │ │ │ │ + strdeq r7, [r7], -lr @ │ │ │ │ + strdeq r7, [r7], -r6 @ │ │ │ │ + eoreq r0, sp, r0, lsl #6 │ │ │ │ + mlaeq r7, r2, ip, r7 │ │ │ │ + eoreq r7, r7, ip, lsl #25 │ │ │ │ + eoreq r7, r7, r4, lsl #25 │ │ │ │ + eoreq r7, r7, ip, ror ip │ │ │ │ + andseq lr, r8, r8, lsl r4 │ │ │ │ + eoreq r7, r7, r6, ror #24 │ │ │ │ + eoreq r7, r7, lr, asr ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0008f8cc │ │ │ │ @ instruction: 0x2774f8df │ │ │ │ @ instruction: 0xf8dfb0b5 │ │ │ │ @ instruction: 0x26003774 │ │ │ │ @@ -121048,15 +121020,15 @@ │ │ │ │ @ instruction: 0x96101770 │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ ldmpl r3, {r0, sp}^ │ │ │ │ strbpl pc, [r0], #-1285 @ 0xfffffafb @ │ │ │ │ @ instruction: 0xa760f8df │ │ │ │ teqls r3, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldc2 1, cr15, [ip], {7} │ │ │ │ + blx ff217b06 <__read_chk@plt+0xff1b2732> │ │ │ │ smmlscc r4, pc, r8, pc @ │ │ │ │ @ instruction: 0xf8d444fa │ │ │ │ ldrbtmi r2, [fp], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xf894606b │ │ │ │ ldmvs r1, {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ teqpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, pc, r4, lsl #17 │ │ │ │ @@ -121079,55 +121051,55 @@ │ │ │ │ @ instruction: 0xf8949304 │ │ │ │ @ instruction: 0xf02330f5 │ │ │ │ @ instruction: 0xf8840308 │ │ │ │ @ instruction: 0xf89430f5 │ │ │ │ @ instruction: 0xf02330fc │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ @ instruction: 0xf8d530fc │ │ │ │ - blcs e7ad4 <__read_chk@plt+0x82700> │ │ │ │ + blcs e7a64 <__read_chk@plt+0x82690> │ │ │ │ tstphi sp, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs f6048 <__read_chk@plt+0x90c74> │ │ │ │ + blcs f5fd8 <__read_chk@plt+0x90c04> │ │ │ │ tstphi r9, #64, 6 @ p-variant is OBSOLETE │ │ │ │ ldrsbtcc pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ tstcs r0, r4, lsl r3 │ │ │ │ strmi r2, [r8], -r1, lsl #4 │ │ │ │ - @ instruction: 0xf830f7a9 │ │ │ │ + @ instruction: 0xf82ef7a9 │ │ │ │ ldrdcc pc, [r0], #133 @ 0x85 │ │ │ │ - blcs ff820 <__read_chk@plt+0x9a44c> │ │ │ │ + blcs ff7b0 <__read_chk@plt+0x9a3dc> │ │ │ │ teqphi r0, #0 @ p-variant is OBSOLETE │ │ │ │ - bcs f586c <__read_chk@plt+0x90498> │ │ │ │ + bcs f57fc <__read_chk@plt+0x90428> │ │ │ │ mvnhi pc, r0 │ │ │ │ @ instruction: 0xf8526859 │ │ │ │ stmdbcs r0, {r0, r5, ip} │ │ │ │ bicshi pc, sp, r0, asr #6 │ │ │ │ @ instruction: 0x2e00691e │ │ │ │ movwhi pc, #49152 @ 0xc000 @ │ │ │ │ @ instruction: 0xf8526859 │ │ │ │ stmdbcs r0, {r0, r5, ip} │ │ │ │ movwhi pc, #25408 @ 0x6340 @ │ │ │ │ addmi r6, r1, #24, 20 @ 0x18000 │ │ │ │ movwhi pc, #8960 @ 0x2300 @ │ │ │ │ eorvs pc, r1, r6, asr r8 @ │ │ │ │ - bleq 117974 <__read_chk@plt+0xb25a0> │ │ │ │ + bleq 117904 <__read_chk@plt+0xb2530> │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8d58315 │ │ │ │ - bge 45bb38 <__read_chk@plt+0x3f6764> │ │ │ │ + bge 45bac8 <__read_chk@plt+0x3f66f4> │ │ │ │ @ instruction: 0xf0e84631 │ │ │ │ andls pc, r6, fp, ror sl @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ cdpcs 3, 0, cr8, cr0, cr14, {0} │ │ │ │ addshi pc, lr, #64, 6 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bvs fe1bc2cc <__read_chk@plt+0xfe156ef8> │ │ │ │ + bvs fe1bc25c <__read_chk@plt+0xfe156e88> │ │ │ │ vqsub.s8 d4, d16, d14 │ │ │ │ @ instruction: 0x46318295 │ │ │ │ - blx fef17ce0 <__read_chk@plt+0xfeeb290c> │ │ │ │ + blx 1917c70 <__read_chk@plt+0x18b289c> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf890828f │ │ │ │ @ instruction: 0xf10d305e │ │ │ │ @ instruction: 0xf8940940 │ │ │ │ @ instruction: 0x464820f5 │ │ │ │ movteq pc, #963 @ 0x3c3 @ │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ @@ -121143,49 +121115,49 @@ │ │ │ │ @ instruction: 0xf0e74658 │ │ │ │ @ instruction: 0xf8d4fafb │ │ │ │ stmdals pc, {r7, r9, sp} @ │ │ │ │ ldmvs r3, {r0, r3, r6, r9, sl, lr}^ │ │ │ │ ldmvs r2, {r0, r1, r2, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf7f91afb │ │ │ │ @ instruction: 0xf8d5fbfb │ │ │ │ - blcs e7bd4 <__read_chk@plt+0x82800> │ │ │ │ + blcs e7b64 <__read_chk@plt+0x82790> │ │ │ │ orrshi pc, ip, r0 │ │ │ │ - bcs f5944 <__read_chk@plt+0x90570> │ │ │ │ + bcs f58d4 <__read_chk@plt+0x90500> │ │ │ │ orrshi pc, r8, r0 │ │ │ │ stmdals r4, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ eorcc pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ @ instruction: 0xf8d8821e │ │ │ │ strcs r3, [r3, -r0] │ │ │ │ @ instruction: 0xf5039804 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d29 │ │ │ │ @ instruction: 0xf0831340 │ │ │ │ @ instruction: 0xf1b00301 │ │ │ │ svclt 0x000c3fff │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs dc518 <__read_chk@plt+0x77144> │ │ │ │ + blcs dc4a8 <__read_chk@plt+0x770d4> │ │ │ │ eorhi pc, r6, #64 @ 0x40 │ │ │ │ - blcs 102528 <__read_chk@plt+0x9d154> │ │ │ │ + blcs 1024b8 <__read_chk@plt+0x9d0e4> │ │ │ │ orrhi pc, pc, r0, asr #32 │ │ │ │ ldrcc pc, [ip, #2260]! @ 0x8d4 │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ andeq pc, r8, #34 @ 0x22 │ │ │ │ @ instruction: 0xf8d8701a │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlareq fp, r0, r1, r3 │ │ │ │ @ instruction: 0x81baf140 │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ @ instruction: 0xf8c44631 │ │ │ │ @ instruction: 0xf11b0380 │ │ │ │ - blls 2da92c <__read_chk@plt+0x275558> │ │ │ │ + blls 2da75c <__read_chk@plt+0x275388> │ │ │ │ orreq pc, r4, #196, 16 @ 0xc40000 │ │ │ │ tstmi pc, #48, 12 @ 0x3000000 │ │ │ │ - bls 482588 <__read_chk@plt+0x41d1b4> │ │ │ │ + bls 482518 <__read_chk@plt+0x41d144> │ │ │ │ movwls r9, #6406 @ 0x1906 │ │ │ │ strls r4, [r0, -fp, asr #12] │ │ │ │ @ instruction: 0xf878f0ba │ │ │ │ ldc2 7, cr15, [r8], {249} @ 0xf9 │ │ │ │ ldrdcc pc, [r0], #133 @ 0x85 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r1, r2, r3, r5, r6, r8, pc} │ │ │ │ @@ -121194,53 +121166,53 @@ │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf8949304 │ │ │ │ mrcge 0, 0, r3, cr1, cr12, {7} │ │ │ │ addcs r2, r8, #0, 2 │ │ │ │ ldrtmi r6, [r0], -r9, lsr #32 │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ @ instruction: 0xf788930a │ │ │ │ - stmdals pc, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r1, r2, r7, r8, sl, fp, sp, lr, pc} @ │ │ │ │ stc2l 0, cr15, [r6, #-924]! @ 0xfffffc64 │ │ │ │ - blls 401de8 <__read_chk@plt+0x39ca14> │ │ │ │ + blls 401d78 <__read_chk@plt+0x39c9a4> │ │ │ │ movwcs r9, #4883 @ 0x1313 │ │ │ │ tstls r2, #17 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf89d8152 │ │ │ │ @ instruction: 0xf04330c8 │ │ │ │ @ instruction: 0xf88d0302 │ │ │ │ - blls 1a7ce4 <__read_chk@plt+0x142910> │ │ │ │ + blls 1a7c74 <__read_chk@plt+0x1428a0> │ │ │ │ @ instruction: 0x932db143 │ │ │ │ smullcc pc, r8, sp, r8 @ │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ sbccc pc, r8, sp, lsl #17 │ │ │ │ @ instruction: 0x932c2303 │ │ │ │ smullcc pc, r9, sp, r8 @ │ │ │ │ stmdbls sp, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf0432000 │ │ │ │ @ instruction: 0xf88d0302 │ │ │ │ @ instruction: 0xf78930c9 │ │ │ │ - @ instruction: 0xf89de860 │ │ │ │ + @ instruction: 0xf89de898 │ │ │ │ @ instruction: 0xf8df30c8 │ │ │ │ @ instruction: 0xf04324d0 │ │ │ │ @ instruction: 0xf88d0301 │ │ │ │ @ instruction: 0xf8df30c8 │ │ │ │ ldrbtmi r3, [sl], #-1224 @ 0xfffffb38 │ │ │ │ andcs r9, r0, r5, lsl r0 │ │ │ │ andcs r9, r5, #48, 4 │ │ │ │ ldrtne pc, [ip], #2271 @ 0x8df @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x93234479 │ │ │ │ - stmda r8, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r0, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ mvnscs r9, r4, lsr #32 │ │ │ │ ldmdage r9, {r3, r9, fp, ip, pc} │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andscs r9, sp, #268435458 @ 0x10000002 │ │ │ │ @ instruction: 0xf7889318 │ │ │ │ - @ instruction: 0xf8d8ed02 │ │ │ │ + @ instruction: 0xf8d8ed3a │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq r7, r4, r1, r2 │ │ │ │ mvnscs fp, ip, asr pc │ │ │ │ rsbne pc, r8, sp, lsl #17 │ │ │ │ smlalsne pc, ip, r3, r8 @ │ │ │ │ tstpeq r3, r1 @ p-variant is OBSOLETE │ │ │ │ @@ -121269,38 +121241,38 @@ │ │ │ │ strle r0, [r2], #-1810 @ 0xfffff8ee │ │ │ │ @ instruction: 0xf88d22fb │ │ │ │ @ instruction: 0xf8932069 │ │ │ │ smmlareq pc, r0, r1, r3 @ │ │ │ │ @ instruction: 0xf89dbf42 │ │ │ │ @ instruction: 0xf0233069 │ │ │ │ @ instruction: 0xf88d030c │ │ │ │ - blls 4e7c70 <__read_chk@plt+0x48289c> │ │ │ │ + blls 4e7c00 <__read_chk@plt+0x48282c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x463080f9 │ │ │ │ mcr2 7, 3, pc, cr12, cr13, {7} @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ sbcscs pc, lr, #64, 4 │ │ │ │ svclt 0x00084290 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf0009005 │ │ │ │ stmdbls r5, {r0, r1, r3, r4, r6, r7, pc} │ │ │ │ sbcscs pc, r6, #64, 4 │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ - bls 23be2c <__read_chk@plt+0x1d6a58> │ │ │ │ + bls 23bdbc <__read_chk@plt+0x1d69e8> │ │ │ │ svcvc 0x003af5b2 │ │ │ │ cmpphi r5, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ smlalscs pc, pc, r4, r8 @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ vpmin.s8 d18, d0, d31 │ │ │ │ andcs r8, r0, #224 @ 0xe0 │ │ │ │ @ instruction: 0xf8949203 │ │ │ │ @ instruction: 0xf00220ff │ │ │ │ @ instruction: 0xf884023f │ │ │ │ @ instruction: 0xf89420ff │ │ │ │ - bcs 10a3f24 <__read_chk@plt+0x103eb50> │ │ │ │ + bcs 10a3eb4 <__read_chk@plt+0x103eae0> │ │ │ │ andcs fp, r0, #156, 30 @ 0x270 │ │ │ │ stmdble ip, {r0, r1, r2, r9, ip, pc} │ │ │ │ svclt 0x00440651 │ │ │ │ andvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strle r9, [r6], #-519 @ 0xfffffdf9 │ │ │ │ svceq 0x0080f012 │ │ │ │ svclt 0x00189a07 │ │ │ │ @@ -121310,32 +121282,32 @@ │ │ │ │ @ instruction: 0xf0229921 │ │ │ │ tstls r8, r0, asr #4 │ │ │ │ rscscs pc, r5, r3, lsl #17 │ │ │ │ @ instruction: 0xff34f0e6 │ │ │ │ @ instruction: 0xf0954648 │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 347400 <__read_chk@plt+0x2e202c> │ │ │ │ + blls 347390 <__read_chk@plt+0x2e1fbc> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d88107 │ │ │ │ @ instruction: 0xf8943000 │ │ │ │ @ instruction: 0xf50320ff │ │ │ │ @ instruction: 0xf0025340 │ │ │ │ @ instruction: 0xf884023f │ │ │ │ andcs r2, r0, #255 @ 0xff │ │ │ │ rsccs lr, r0, #196, 18 @ 0x310000 │ │ │ │ msrcc CPSR_fsc, r3 @ │ │ │ │ nopeq {19} │ │ │ │ - bmi ff48ffc8 <__read_chk@plt+0xff42abf4> │ │ │ │ + bmi ff48ff58 <__read_chk@plt+0xff42ab84> │ │ │ │ @ instruction: 0xf85a6829 │ │ │ │ addsmi r2, r1, #2 │ │ │ │ @ instruction: 0xf894d005 │ │ │ │ vqadd.u32 q9, , q14 │ │ │ │ @ instruction: 0xf8840201 │ │ │ │ - bmi ff323fa4 <__read_chk@plt+0xff2bebd0> │ │ │ │ + bmi ff323f34 <__read_chk@plt+0xff2beb60> │ │ │ │ ldrbtmi r4, [sl], #-3003 @ 0xfffff445 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi SPSR_fc, r0, asr #32 │ │ │ │ pop {r0, r2, r4, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d88ff0 │ │ │ │ @@ -121346,58 +121318,58 @@ │ │ │ │ smlawtlt r1, r0, r0, r1 │ │ │ │ stmdbcc r7, {r0, r3, r7, r8, r9, fp, sp, lr} │ │ │ │ tstpeq r2, r1, lsr r0 @ p-variant is OBSOLETE │ │ │ │ andcs sp, r1, lr, ror r0 │ │ │ │ ldmdavs r9, {r1, r2, r3, r4, r8, fp, sp, lr}^ │ │ │ │ eoreq pc, r1, r2, asr #16 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - bcs fc06c <__read_chk@plt+0x96c98> │ │ │ │ + bcs fbffc <__read_chk@plt+0x96c28> │ │ │ │ mcrge 4, 0, pc, cr12, cr15, {3} @ │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ sbc r9, pc, lr, lsl #4 │ │ │ │ movwcc r9, #6916 @ 0x1b04 │ │ │ │ @ instruction: 0xf8d8d07f │ │ │ │ strcs r3, [r3, -r0] │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fsc, r3 @ │ │ │ │ @ instruction: 0xf53f069a │ │ │ │ @ instruction: 0xf894ae77 │ │ │ │ @ instruction: 0xf02330fc │ │ │ │ @ instruction: 0xf8840303 │ │ │ │ - blls 1a8028 <__read_chk@plt+0x142c54> │ │ │ │ + blls 1a7fb8 <__read_chk@plt+0x142be4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blmi feac7604 <__read_chk@plt+0xfea62230> │ │ │ │ + blmi feac7594 <__read_chk@plt+0xfea621c0> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blcs f5c54 <__read_chk@plt+0x90880> │ │ │ │ + blcs f5be4 <__read_chk@plt+0x90810> │ │ │ │ mcrge 4, 3, pc, cr10, cr15, {1} @ │ │ │ │ - @ instruction: 0xfff4f10d │ │ │ │ + @ instruction: 0xff9cf10d │ │ │ │ @ instruction: 0xf04fe666 │ │ │ │ movwls r3, #17407 @ 0x43ff │ │ │ │ @ instruction: 0x460be695 │ │ │ │ cmplt sl, sl, asr r8 │ │ │ │ tstls r4, #823296 @ 0xc9000 │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ smullcc pc, r8, sp, r8 @ │ │ │ │ vmls.i32 q8, , │ │ │ │ @ instruction: 0xf88d0341 │ │ │ │ strt r3, [r4], r8, asr #1 │ │ │ │ @ instruction: 0xb11268da │ │ │ │ - bcs f9cc8 <__read_chk@plt+0x948f4> │ │ │ │ - bvs 7d043c <__read_chk@plt+0x76b068> │ │ │ │ + bcs f9c58 <__read_chk@plt+0x94884> │ │ │ │ + bvs 7d03cc <__read_chk@plt+0x76aff8> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ tstls r4, #72, 12 @ 0x4800000 │ │ │ │ mcr2 0, 6, pc, cr0, cr5, {4} @ │ │ │ │ @ instruction: 0xf503e697 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00220fc │ │ │ │ - bcs 11c4ac <__read_chk@plt+0xb70d8> │ │ │ │ + bcs 11c43c <__read_chk@plt+0xb7068> │ │ │ │ svcge 0x0037f47f │ │ │ │ - bcs 1c2558 <__read_chk@plt+0x15d184> │ │ │ │ - bls c4b8bc <__read_chk@plt+0xbe64e8> │ │ │ │ + bcs 1c24e8 <__read_chk@plt+0x15d114> │ │ │ │ + bls c4b84c <__read_chk@plt+0xbe6478> │ │ │ │ @ instruction: 0xf47f9203 │ │ │ │ @ instruction: 0xe730af30 │ │ │ │ ldrtmi r9, [r1], -lr, lsl #16 │ │ │ │ ldc2 1, cr15, [ip, #-4] │ │ │ │ svclt 0x00182800 │ │ │ │ ldrt r2, [sp], -r3, lsl #14 │ │ │ │ mlscc r7, sp, r8, pc @ │ │ │ │ @@ -121416,144 +121388,144 @@ │ │ │ │ svceq 0x000ef011 │ │ │ │ svcge 0x0077f43f │ │ │ │ movwcs r2, #8704 @ 0x2200 │ │ │ │ @ instruction: 0xf8d54610 │ │ │ │ @ instruction: 0xf09110bc │ │ │ │ @ instruction: 0xf8d5f9ed │ │ │ │ ldmdavs sl, {r6, r7, ip, sp} │ │ │ │ - blls 395ac8 <__read_chk@plt+0x3306f4> │ │ │ │ + blls 395a58 <__read_chk@plt+0x330684> │ │ │ │ @ instruction: 0xf5b29a05 │ │ │ │ svclt 0x00187f3a │ │ │ │ svclt 0x000c2b02 │ │ │ │ strcs r2, [r1, -r3, lsl #14] │ │ │ │ - blls 395504 <__read_chk@plt+0x330130> │ │ │ │ + blls 395494 <__read_chk@plt+0x3300c0> │ │ │ │ @ instruction: 0xf5b09805 │ │ │ │ svclt 0x00187f3a │ │ │ │ @ instruction: 0xf43f2b02 │ │ │ │ @ instruction: 0xf8d8adda │ │ │ │ strcs r3, [r1, -r0] │ │ │ │ @ instruction: 0xf5039804 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 , , d29 │ │ │ │ @ instruction: 0xf0831340 │ │ │ │ @ instruction: 0xf1b00301 │ │ │ │ svclt 0x000c3fff │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs dc964 <__read_chk@plt+0x77590> │ │ │ │ + blcs dc8f4 <__read_chk@plt+0x77520> │ │ │ │ ldclge 4, cr15, [sl, #252] @ 0xfc │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf852af60 │ │ │ │ - bls 1e7df4 <__read_chk@plt+0x182a20> │ │ │ │ + bls 1e7d84 <__read_chk@plt+0x1829b0> │ │ │ │ @ instruction: 0xf43f429a │ │ │ │ @ instruction: 0xf894add1 │ │ │ │ @ instruction: 0xf02330fc │ │ │ │ @ instruction: 0xf8840303 │ │ │ │ smmlsr r8, ip, r0, r3 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - @ instruction: 0xff1ef7a8 │ │ │ │ + @ instruction: 0xff1cf7a8 │ │ │ │ andcs lr, r0, #254803968 @ 0xf300000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrt r9, [lr], r3, lsl #4 │ │ │ │ ldrdcc pc, [r0], #133 @ 0x85 │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldmdavs fp, {r1, r4, r8, ip, sp, pc}^ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ - blx ffb181ce <__read_chk@plt+0xffab2dfa> │ │ │ │ + blx ffb1815e <__read_chk@plt+0xffab2d8a> │ │ │ │ andcs r4, r3, #75776 @ 0x12800 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx 1b9815c <__read_chk@plt+0x1b32d88> │ │ │ │ + blx 1b980ec <__read_chk@plt+0x1b32d18> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - bmi 128ff5c <__read_chk@plt+0x122ab88> │ │ │ │ + bmi 128feec <__read_chk@plt+0x122ab18> │ │ │ │ @ instruction: 0xf8d5447a │ │ │ │ bicslt r3, fp, r0, asr #1 │ │ │ │ biclt r6, r9, r9, lsl r8 │ │ │ │ @ instruction: 0xf851685b │ │ │ │ stmdbmi r2, {r0, r1, r5, ip, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf8d4f107 │ │ │ │ + @ instruction: 0xf87cf107 │ │ │ │ @ instruction: 0xf85a4b40 │ │ │ │ eorvs r3, fp, r3 │ │ │ │ @ instruction: 0xf04fe6bd │ │ │ │ @ instruction: 0xf10630ff │ │ │ │ - blmi 105ad10 <__read_chk@plt+0xff593c> │ │ │ │ + blmi 105aca0 <__read_chk@plt+0xff58cc> │ │ │ │ andls r2, r0, r3, lsl #4 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ @ instruction: 0xf0e62004 │ │ │ │ ldrb pc, [lr, r7, asr #20] @ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldmdbmi r8!, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7884479 │ │ │ │ - andcs lr, r3, #72, 28 @ 0x480 │ │ │ │ + andcs lr, r3, #128, 28 @ 0x800 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0272004 │ │ │ │ - blmi d1b2d0 <__read_chk@plt+0xcb5efc> │ │ │ │ + blmi d1b260 <__read_chk@plt+0xcb5e8c> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldr r6, [ip], fp, lsr #32 │ │ │ │ @ instruction: 0xf8dd2100 │ │ │ │ tstls lr, r8, lsl r0 │ │ │ │ stmdbmi lr!, {r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7884479 │ │ │ │ - andcs lr, r3, #800 @ 0x320 │ │ │ │ + andcs lr, r3, #1696 @ 0x6a0 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0272005 │ │ │ │ - blmi a5b2a4 <__read_chk@plt+0x9f5ed0> │ │ │ │ + blmi a5b234 <__read_chk@plt+0x9f5e60> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ strt r6, [r8], fp, lsr #32 │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ str r9, [r1, lr, lsl #6]! │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ @ instruction: 0xf8d5e797 │ │ │ │ strmi r3, [r1], r0, asr #1 │ │ │ │ orrsle r2, r2, r0, lsl #22 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blx fe11829e <__read_chk@plt+0xfe0b2eca> │ │ │ │ + blx fe11822e <__read_chk@plt+0xfe0b2e5a> │ │ │ │ andcs r4, r3, #29696 @ 0x7400 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx 19822c <__read_chk@plt+0x132e58> │ │ │ │ + blx 1981bc <__read_chk@plt+0x132de8> │ │ │ │ ldrbtmi r4, [sl], #-2586 @ 0xfffff5e6 │ │ │ │ @ instruction: 0xf788e799 │ │ │ │ - svclt 0x0000ed90 │ │ │ │ - eorseq r3, r4, r0, asr r1 │ │ │ │ + svclt 0x0000edc8 │ │ │ │ + eorseq r3, r4, r0, asr #3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r3, r8, sl, lsl #27 │ │ │ │ - eorseq r3, r4, r8, lsr #2 │ │ │ │ + mulseq r8, lr, ip │ │ │ │ + mlaseq r4, r8, r1, r3 │ │ │ │ @ instruction: 0xffffffb3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffff8e59 │ │ │ │ - strhteq sl, [r5], -sl │ │ │ │ - andseq fp, ip, r4, ror #3 │ │ │ │ + eoreq sl, r5, lr, asr #17 │ │ │ │ + ldrsheq fp, [ip], -r8 │ │ │ │ @ instruction: 0xffff8d27 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - andseq r3, r8, r4, asr fp │ │ │ │ + andseq r3, r8, r8, ror #20 │ │ │ │ andeq r0, r0, ip, ror #23 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - eorseq r2, r4, lr, asr #25 │ │ │ │ - ldrsbteq r1, [sl], -r0 │ │ │ │ - andseq r3, r8, sl, ror #14 │ │ │ │ - @ instruction: 0x001836f8 │ │ │ │ - andseq r3, r8, r2, ror #14 │ │ │ │ + eorseq r2, r4, lr, lsr sp │ │ │ │ + eorseq r1, sl, r0, asr #28 │ │ │ │ + andseq r3, r8, lr, ror r6 │ │ │ │ + andseq r3, r8, ip, lsl #12 │ │ │ │ + andseq r3, r8, r6, ror r6 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - andseq r3, r8, r4, lsr #14 │ │ │ │ - @ instruction: 0x001836f4 │ │ │ │ - andseq r3, r8, r4, lsr #13 │ │ │ │ - mulseq r8, sl, r6 │ │ │ │ - andseq r9, sl, r6, asr r5 │ │ │ │ + andseq r3, r8, r8, lsr r6 │ │ │ │ + andseq r3, r8, r8, lsl #12 │ │ │ │ + @ instruction: 0x001835b8 │ │ │ │ + andseq r3, r8, lr, lsr #11 │ │ │ │ + andseq r9, sl, sl, ror #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ - stcvc 5, cr15, [pc, #-692]! @ dbc64 <__read_chk@plt+0x76890> │ │ │ │ - blmi fee2d988 <__read_chk@plt+0xfedc85b4> │ │ │ │ + stcvc 5, cr15, [pc, #-692]! @ dbbf4 <__read_chk@plt+0x76820> │ │ │ │ + blmi fee2d918 <__read_chk@plt+0xfedc8544> │ │ │ │ cdpge 13, 0, cr10, cr7, cr6, {0} │ │ │ │ sbcsls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ strmi r9, [r4], -r3, lsl #4 │ │ │ │ @ instruction: 0x460f4ab3 │ │ │ │ andcs r4, r2, r1, lsl #12 │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ ldrbtmi r0, [r9], #2048 @ 0x800 │ │ │ │ @@ -121574,24 +121546,24 @@ │ │ │ │ stmdacs r0, {r4, r5, sp, lr} │ │ │ │ rscshi pc, fp, r0 │ │ │ │ stmdavs r8!, {r9, sp} │ │ │ │ @ instruction: 0xf04f4611 │ │ │ │ @ instruction: 0xf0e70b00 │ │ │ │ @ instruction: 0xf10dfa05 │ │ │ │ @ instruction: 0xf07b0820 │ │ │ │ - blmi fe7db774 <__read_chk@plt+0xfe7763a0> │ │ │ │ + blmi fe7db704 <__read_chk@plt+0xfe776330> │ │ │ │ @ instruction: 0xf10d465a │ │ │ │ @ instruction: 0xf8590a24 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x465b6859 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf08e1f08 │ │ │ │ - blmi fe5db118 <__read_chk@plt+0xfe575d44> │ │ │ │ + blmi fe5db0a8 <__read_chk@plt+0xfe575cd4> │ │ │ │ @ instruction: 0xf8594601 │ │ │ │ movwls r3, #12291 @ 0x3003 │ │ │ │ @ instruction: 0xf07b4618 │ │ │ │ stmdavs r9!, {r0, r1, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf07b4640 │ │ │ │ ldmdavs r1!, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf07b4650 │ │ │ │ @@ -121602,91 +121574,91 @@ │ │ │ │ @ instruction: 0xf0e64628 │ │ │ │ @ instruction: 0x4630fcf1 │ │ │ │ stc2l 0, cr15, [lr], #920 @ 0x398 │ │ │ │ @ instruction: 0xf1044620 │ │ │ │ stmibmi r4, {r0, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7884479 │ │ │ │ - andcs lr, r3, #88, 26 @ 0x1600 │ │ │ │ + andcs lr, r3, #144, 26 @ 0x2400 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0272005 │ │ │ │ eors pc, r9, r9, lsr ip @ │ │ │ │ - bleq b18444 <__read_chk@plt+0xab3070> │ │ │ │ + bleq b183d4 <__read_chk@plt+0xab3000> │ │ │ │ ldrbmi sl, [sl], sp, lsr #22 │ │ │ │ - blmi 21674c <__read_chk@plt+0x1b1378> │ │ │ │ + blmi 2166dc <__read_chk@plt+0x1b1308> │ │ │ │ @ instruction: 0xf88d469b │ │ │ │ movwls r8, #41140 @ 0xa0b4 │ │ │ │ ldrdmi pc, [r0], -sl │ │ │ │ andeq lr, fp, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xf5c24621 │ │ │ │ @ instruction: 0xf0e77200 │ │ │ │ stmdacs r0, {r0, r1, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, ip, r0 │ │ │ │ svceq 0x0003f1b8 │ │ │ │ strtmi sp, [r0], -pc, lsr #32 │ │ │ │ - svc 0x003cf788 │ │ │ │ + svc 0x0074f788 │ │ │ │ stmdale sl!, {r0, r1, r3, r4, r5, fp, sp} │ │ │ │ @ instruction: 0xf1084420 │ │ │ │ @ instruction: 0xf84a0801 │ │ │ │ @ instruction: 0xf8100f04 │ │ │ │ - blcs 36b05c <__read_chk@plt+0x305c88> │ │ │ │ + blcs 36afec <__read_chk@plt+0x305c18> │ │ │ │ movwcs fp, #3844 @ 0xf04 │ │ │ │ stccc 8, cr15, [r1], {-0} │ │ │ │ ldrb r6, [sp, r8, lsr #16] │ │ │ │ rsbsle r2, pc, r0, lsl #24 │ │ │ │ - ldmda r2, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl, {r0, r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1026800 │ │ │ │ stmdbmi r5!, {r0, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r4, [r2], -r3, lsl #12 │ │ │ │ andcs r4, r2, r9, ror r4 │ │ │ │ - @ instruction: 0xff88f106 │ │ │ │ - blmi 17aea0c <__read_chk@plt+0x1749638> │ │ │ │ + @ instruction: 0xff30f106 │ │ │ │ + blmi 17ae99c <__read_chk@plt+0x17495c8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fec360f4 <__read_chk@plt+0xfebd0d20> │ │ │ │ + blls fec36084 <__read_chk@plt+0xfebd0cb0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d80aa │ │ │ │ pop {r0, r1, r2, r3, r5, r8, sl, fp, ip, sp, lr} │ │ │ │ stcls 15, cr8, [r4], {240} @ 0xf0 │ │ │ │ - blcs f6150 <__read_chk@plt+0x90d7c> │ │ │ │ + blcs f60e0 <__read_chk@plt+0x90d0c> │ │ │ │ svcge 0x005ff47f │ │ │ │ - blcs f6178 <__read_chk@plt+0x90da4> │ │ │ │ - blmi 1710188 <__read_chk@plt+0x16aadb4> │ │ │ │ + blcs f6108 <__read_chk@plt+0x90d34> │ │ │ │ + blmi 1710118 <__read_chk@plt+0x16aad44> │ │ │ │ ldmeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stcge 2, cr2, [sl, #-4] │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ strbmi r2, [r0], -r0, asr #6 │ │ │ │ smladls r1, r9, r6, r4 │ │ │ │ - svc 0x0006f788 │ │ │ │ + svc 0x003ef788 │ │ │ │ addcs r2, r8, #0, 2 │ │ │ │ @ instruction: 0xf88d4628 │ │ │ │ @ instruction: 0xf78810f3 │ │ │ │ - ldmdavs r0!, {r1, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r1, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf9caf0e7 │ │ │ │ - bmi 146ee14 <__read_chk@plt+0x1409a40> │ │ │ │ + bmi 146eda4 <__read_chk@plt+0x14099d0> │ │ │ │ strtmi r9, [r8], -sl │ │ │ │ smlsdxls lr, sl, r4, r4 │ │ │ │ andcs r9, r1, #12, 4 @ 0xc0000000 │ │ │ │ andcs r9, r4, #-1342177280 @ 0xb0000000 │ │ │ │ @ instruction: 0xf859920f │ │ │ │ stmib sp, {r0, r1, ip, sp}^ │ │ │ │ @ instruction: 0xf7fd381c │ │ │ │ - blmi 10dae64 <__read_chk@plt+0x1075a90> │ │ │ │ + blmi 10dadf4 <__read_chk@plt+0x1075a20> │ │ │ │ @ instruction: 0xf8594630 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ mrrc2 0, 14, pc, r6, cr6 @ │ │ │ │ @ instruction: 0xf1044620 │ │ │ │ str pc, [sp, r1, lsr #17]! │ │ │ │ @ instruction: 0xf07b6830 │ │ │ │ stmdavs r8!, {r0, r2, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx fea9831e <__read_chk@plt+0xfea32f4a> │ │ │ │ + blx fea982ae <__read_chk@plt+0xfea32eda> │ │ │ │ @ instruction: 0xf0e64628 │ │ │ │ ldr pc, [r7, r9, asr #24]! │ │ │ │ strmi r6, [r1], -r3, asr #18 │ │ │ │ ldrmi sl, [r8, r9, lsl #16] │ │ │ │ stcle 8, cr2, [sp] │ │ │ │ mvnslt r9, r3, lsl #22 │ │ │ │ andcs r9, r4, #3072 @ 0xc00 │ │ │ │ @@ -121698,15 +121670,15 @@ │ │ │ │ movwcs pc, #3123 @ 0xc33 @ │ │ │ │ ldr r6, [pc, fp, lsr #32] │ │ │ │ ldrbtmi r4, [ip], #-3117 @ 0xfffff3d3 │ │ │ │ andls lr, r3, ip, ror r7 │ │ │ │ @ instruction: 0xf0e64628 │ │ │ │ strtmi pc, [r0], -r9, lsr #24 │ │ │ │ @ instruction: 0xf874f104 │ │ │ │ - blls 1ae624 <__read_chk@plt+0x149250> │ │ │ │ + blls 1ae5b4 <__read_chk@plt+0x1491e0> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xe7384618 │ │ │ │ ldrbtmi r4, [fp], #-2855 @ 0xfffff4d9 │ │ │ │ ldrb r9, [fp, r3, lsl #6] │ │ │ │ stcls 6, cr4, [r4], {91} @ 0x5b │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ svceq 0x0003f1b8 │ │ │ │ @@ -121723,135 +121695,135 @@ │ │ │ │ @ instruction: 0xf890f0e6 │ │ │ │ mvnsle r4, r0, lsr #11 │ │ │ │ strb r9, [r5, r3, lsl #24] │ │ │ │ teqlt r3, r3, lsl #22 │ │ │ │ andcs r9, r4, #3072 @ 0xc00 │ │ │ │ movwvc lr, #2509 @ 0x9cd │ │ │ │ ldrbtmi r4, [fp], #-2836 @ 0xfffff4ec │ │ │ │ - blmi 6160c4 <__read_chk@plt+0x5b0cf0> │ │ │ │ + blmi 616054 <__read_chk@plt+0x5b0c80> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ @ instruction: 0xf788e7f4 │ │ │ │ - svclt 0x0000ebe8 │ │ │ │ + svclt 0x0000ec20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r4, lr, asr #18 │ │ │ │ - eorseq r2, r4, r4, asr r9 │ │ │ │ + ldrhteq r2, [r4], -lr │ │ │ │ + eorseq r2, r4, r4, asr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ - andseq pc, r6, r4, lsl #15 │ │ │ │ - andseq r3, r8, r4, asr r5 │ │ │ │ - eorseq r2, r4, r0, lsl #16 │ │ │ │ - andseq r3, r8, r0, lsl #10 │ │ │ │ + andseq pc, r6, ip, asr #13 │ │ │ │ + andseq r3, r8, r8, ror #8 │ │ │ │ + eorseq r2, r4, r0, ror r8 │ │ │ │ + andseq r3, r8, r4, lsl r4 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - eoreq sp, r6, r0, ror lr │ │ │ │ - andseq pc, r6, r2, lsl #21 │ │ │ │ - andseq r9, fp, sl, asr r7 │ │ │ │ - @ instruction: 0x0016f5fa │ │ │ │ - @ instruction: 0x001833fa │ │ │ │ - @ instruction: 0x001833f8 │ │ │ │ - @ instruction: 0x0016f9f6 │ │ │ │ - andseq r3, r8, r0, lsr #7 │ │ │ │ + eoreq sp, r6, r4, lsl #27 │ │ │ │ + andseq pc, r6, sl, asr #19 │ │ │ │ + andseq r9, fp, lr, ror #12 │ │ │ │ + andseq pc, r6, r2, asr #10 │ │ │ │ + andseq r3, r8, lr, lsl #6 │ │ │ │ + andseq r3, r8, ip, lsl #6 │ │ │ │ + andseq pc, r6, lr, lsr r9 @ │ │ │ │ + @ instruction: 0x001832b4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec33440 <__read_chk@plt+0xfebce06c> │ │ │ │ + bl fec333d0 <__read_chk@plt+0xfebcdffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip, #-928] @ 0xfffffc60 │ │ │ │ biccs pc, r7, #64, 4 │ │ │ │ addsmi fp, r8, #131 @ 0x83 │ │ │ │ andsle r4, r0, sp, ror r4 │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ svclt 0x00084298 │ │ │ │ andle r2, r8, r1 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ mulsle r2, r8, r2 │ │ │ │ ldrbtmi r4, [r8], #-2068 @ 0xfffff7ec │ │ │ │ - blx fe79a106 <__read_chk@plt+0xfe734d32> │ │ │ │ + blx fe71a096 <__read_chk@plt+0xfe6b4cc2> │ │ │ │ andlt r2, r3, r0 │ │ │ │ ldmvs r0, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1084614 │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ svcvs 0x00a0d1f6 │ │ │ │ ldc2 7, cr15, [r8, #796]! @ 0x31c │ │ │ │ - @ instruction: 0xff2af108 │ │ │ │ - blmi 416250 <__read_chk@plt+0x3b0e7c> │ │ │ │ + cdp2 1, 13, cr15, cr2, cr8, {0} │ │ │ │ + blmi 4161e0 <__read_chk@plt+0x3b0e0c> │ │ │ │ stmdbmi ip, {r9, sp} │ │ │ │ stmiapl fp!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ stc2l 7, cr15, [ip, #-796] @ 0xfffffce4 │ │ │ │ stmiapl fp!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe7db20f4 │ │ │ │ - eorseq r2, r4, r4, lsr r6 │ │ │ │ - andseq r9, r7, r2, ror lr │ │ │ │ + eorseq r2, r4, r4, lsr #13 │ │ │ │ + andseq r9, r7, r6, lsl #27 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ - @ instruction: 0x001734d0 │ │ │ │ + andseq r3, r7, r4, ror #7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmdbeq r0!, {r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf2ad4993 │ │ │ │ - bmi fe5b78d4 <__read_chk@plt+0xfe552500> │ │ │ │ + bmi fe5b7864 <__read_chk@plt+0xfe552490> │ │ │ │ ldrbtmi sl, [r9], #-3078 @ 0xfffff3fa │ │ │ │ stmdapl r0, {r8, sl, ip, sp, lr, pc}^ │ │ │ │ cdpmi 3, 9, cr2, cr1, cr0, {0} │ │ │ │ ldrbtmi r5, [lr], #-2186 @ 0xfffff776 │ │ │ │ @ instruction: 0xf8cd6812 │ │ │ │ @ instruction: 0xf04f2674 │ │ │ │ eorvs r0, r3, r0, lsl #4 │ │ │ │ smlalscc pc, sp, r8, r8 @ │ │ │ │ ldrle r0, [r2], #-1885 @ 0xfffff8a3 │ │ │ │ @ instruction: 0xf7884605 │ │ │ │ - stmdavs r3, {r1, r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ umlalcs pc, r5, r5, r8 @ │ │ │ │ andsne pc, r2, r3, lsr r8 @ │ │ │ │ strle r0, [r4, #-1289] @ 0xfffffaf7 │ │ │ │ umlalne pc, r6, r5, r8 @ │ │ │ │ @ instruction: 0xf000292e │ │ │ │ - blmi fe1fc6bc <__read_chk@plt+0xfe1972e8> │ │ │ │ + blmi fe1fc64c <__read_chk@plt+0xfe197278> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ - blmi fe1d4338 <__read_chk@plt+0xfe16ef64> │ │ │ │ + blmi fe1d42c8 <__read_chk@plt+0xfe16eef4> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf04f4b82 │ │ │ │ vstrge s0, [r5, #-0] │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ @ instruction: 0xf7c74658 │ │ │ │ @ instruction: 0x4620fcff │ │ │ │ - blx 19985a0 <__read_chk@plt+0x19331cc> │ │ │ │ + blx 1998530 <__read_chk@plt+0x193315c> │ │ │ │ andcs r2, r6, #0, 2 │ │ │ │ @ instruction: 0xf0e62001 │ │ │ │ @ instruction: 0x4601fc37 │ │ │ │ cmplt r8, #40 @ 0x28 │ │ │ │ ldrtmi sl, [r8], -r7, lsl #30 │ │ │ │ - blx ff498550 <__read_chk@plt+0xff43317c> │ │ │ │ + blx ff4984e0 <__read_chk@plt+0xff43310c> │ │ │ │ stc2 0, cr15, [ip], {123} @ 0x7b │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ ldrdls pc, [r4], -r3 │ │ │ │ - blx 129865c <__read_chk@plt+0x1233288> │ │ │ │ + blx 12985ec <__read_chk@plt+0x1233218> │ │ │ │ strmi r2, [r2], -r4, lsl #6 │ │ │ │ andcs r4, r0, r9, asr #12 │ │ │ │ strtmi r9, [r3], -r1, lsl #6 │ │ │ │ stmdals r3, {ip, pc} │ │ │ │ @ instruction: 0xff96f089 │ │ │ │ strmi r4, [r1], -lr, ror #22 │ │ │ │ movwls r5, #10483 @ 0x28f3 │ │ │ │ @ instruction: 0xf07b4618 │ │ │ │ - blmi 1c1b45c <__read_chk@plt+0x1bb6088> │ │ │ │ + blmi 1c1b3ec <__read_chk@plt+0x1bb6018> │ │ │ │ ldmpl r3!, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r8], -r2, lsl #6 │ │ │ │ ldc2l 0, cr15, [r4], {123} @ 0x7b │ │ │ │ stmdavs r8!, {r0, r1, r2, r9, sl, lr} │ │ │ │ - blx ff218598 <__read_chk@plt+0xff1b31c4> │ │ │ │ + blx ff218528 <__read_chk@plt+0xff1b3154> │ │ │ │ strtmi fp, [r8], -pc, asr #3 │ │ │ │ - blx 39874e <__read_chk@plt+0x33337a> │ │ │ │ + blx 3986de <__read_chk@plt+0x33330a> │ │ │ │ @ instruction: 0xf0954620 │ │ │ │ vqdmulh.s d31, d0, d27 │ │ │ │ ldrmi r2, [sl, #990] @ 0x3de │ │ │ │ - bmi 19906bc <__read_chk@plt+0x192b2e8> │ │ │ │ + bmi 199064c <__read_chk@plt+0x192b278> │ │ │ │ ldrbtmi r4, [sl], #-2906 @ 0xfffff4a6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x3674f8dd │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vhadd.s8 d8, d29, d22 │ │ │ │ pop {r2, r3, r4, r5, r6, r8, sl, fp, sp, lr} │ │ │ │ @@ -121859,28 +121831,28 @@ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldmvs sl, {r1, r4, r6, r8, fp, ip, sp, pc}^ │ │ │ │ ldmdavc r2, {r1, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00182a23 │ │ │ │ svclt 0x00022a78 │ │ │ │ @ instruction: 0xf0427a1a │ │ │ │ andsvc r0, sl, #268435456 @ 0x10000000 │ │ │ │ - blcs f6c70 <__read_chk@plt+0x9189c> │ │ │ │ + blcs f6c00 <__read_chk@plt+0x9182c> │ │ │ │ svcge 0x0012d1ef │ │ │ │ - @ instruction: 0xf8caf10c │ │ │ │ + @ instruction: 0xf872f10c │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7884638 │ │ │ │ - stmdavs r8!, {r1, r4, fp, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r1, r3, r6, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf82af0e7 │ │ │ │ rscsvs r6, sl, r2, lsr #16 │ │ │ │ cdpeq 1, 2, cr15, cr0, cr13, {0} │ │ │ │ ldrbtmi r4, [r4], sl, asr #20 │ │ │ │ ldrbtmi r4, [sl], #-2890 @ 0xfffff4b6 │ │ │ │ - bmi 1374718 <__read_chk@plt+0x130f344> │ │ │ │ + bmi 13746a8 <__read_chk@plt+0x130f2d4> │ │ │ │ ldrbtmi r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ - bmi 1334920 <__read_chk@plt+0x12cf54c> │ │ │ │ + bmi 13348b0 <__read_chk@plt+0x12cf4dc> │ │ │ │ @ instruction: 0x677a447a │ │ │ │ rsbsvs r2, sl, r1, lsl #4 │ │ │ │ cmnvs sl, r4, lsl #4 │ │ │ │ ldmpl r3!, {r1, r2, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r6, [sl], #-1211 @ 0xfffffb45 │ │ │ │ umullcc pc, r4, r7, r8 @ │ │ │ │ ands pc, ip, r7, asr #17 │ │ │ │ @@ -121897,141 +121869,141 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ @ instruction: 0xf8990003 │ │ │ │ vst4.8 {d18-d21}, [pc], r0 │ │ │ │ @ instruction: 0xf10d7034 │ │ │ │ @ instruction: 0xf8d90ad4 │ │ │ │ @ instruction: 0xf0021004 │ │ │ │ @ instruction: 0xf8cd020f │ │ │ │ - blx 10452e <__read_chk@plt+0x9f15a> │ │ │ │ + blx 1044be <__read_chk@plt+0x9f0ea> │ │ │ │ ldrbmi pc, [r0], -r2, lsl #4 @ │ │ │ │ - stcl 7, cr15, [lr, #-540] @ 0xfffffde4 │ │ │ │ + stc 7, cr15, [r6, #540] @ 0x21c │ │ │ │ andscs r2, sp, #-1073741761 @ 0xc000003f │ │ │ │ @ instruction: 0xf787a81a │ │ │ │ - @ instruction: 0xf898efc6 │ │ │ │ - bmi c288a8 <__read_chk@plt+0xbc34d4> │ │ │ │ + @ instruction: 0xf898effe │ │ │ │ + bmi c28838 <__read_chk@plt+0xbc3464> │ │ │ │ @ instruction: 0x46380758 │ │ │ │ mvnscs fp, #72, 30 @ 0x120 │ │ │ │ svclt 0x0048447a │ │ │ │ eorcc pc, r1, r7, lsl #17 │ │ │ │ @ instruction: 0xf7fd9254 │ │ │ │ @ instruction: 0x4682f973 │ │ │ │ - blx 209863a <__read_chk@plt+0x2033266> │ │ │ │ + blx 20985ca <__read_chk@plt+0x20331f6> │ │ │ │ ldmpl r3!, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x0792211f │ │ │ │ andcs fp, r1, #264 @ 0x108 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf10c60da │ │ │ │ - @ instruction: 0xe75ef859 │ │ │ │ + ldrb pc, [lr, -r1, lsl #16] @ │ │ │ │ umlalne pc, pc, r5, r8 @ │ │ │ │ andscc pc, r1, r3, lsr r8 @ │ │ │ │ @ instruction: 0xf57f051f │ │ │ │ @ instruction: 0xf895af14 │ │ │ │ - bcs de87c4 <__read_chk@plt+0xd833f0> │ │ │ │ - blcs c8c368 <__read_chk@plt+0xc26f94> │ │ │ │ + bcs de8754 <__read_chk@plt+0xd83380> │ │ │ │ + blcs c8c2f8 <__read_chk@plt+0xc26f24> │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ ldmdbcs r4!, {r8, r9, sp} │ │ │ │ movwcs fp, #3988 @ 0xf94 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blmi 608130 <__read_chk@plt+0x5a2d5c> │ │ │ │ + blmi 6080c0 <__read_chk@plt+0x5a2cec> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf788e706 │ │ │ │ - svclt 0x0000ea4a │ │ │ │ - mlaseq r4, lr, r5, r2 │ │ │ │ + svclt 0x0000ea82 │ │ │ │ + eorseq r2, r4, lr, lsl #12 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r4, r2, r5, r2 │ │ │ │ + eorseq r2, r4, r2, lsl #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsl #30 │ │ │ │ - andseq r9, r7, r8, ror ip │ │ │ │ + andseq r9, r7, ip, lsl #23 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - ldrhteq r2, [r4], -lr │ │ │ │ - andseq r3, r8, sl, lsr r2 │ │ │ │ + eorseq r2, r4, lr, lsr #10 │ │ │ │ + andseq r3, r8, lr, asr #2 │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ - andseq r3, r8, r2, asr #4 │ │ │ │ + andseq r3, r8, r6, asr r1 │ │ │ │ @ instruction: 0xfffffdfd │ │ │ │ - andseq r3, r8, sl, lsr r2 │ │ │ │ + andseq r3, r8, lr, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x001831d8 │ │ │ │ + andseq r3, r8, ip, ror #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ ldmdbmi sl!, {r0, r2, r3, r9, sl, lr} │ │ │ │ - blmi f6dfec <__read_chk@plt+0xf08c18> │ │ │ │ + blmi f6df7c <__read_chk@plt+0xf08ba8> │ │ │ │ addlt r4, r8, r9, ror r4 │ │ │ │ @ instruction: 0xf04f4e39 │ │ │ │ stmiapl fp, {r8, fp}^ │ │ │ │ @ instruction: 0xf8dd447e │ │ │ │ ldmdavs fp, {r6, sp, pc} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ @ instruction: 0xf8cd0300 │ │ │ │ - bcs 10060c <__read_chk@plt+0x9b238> │ │ │ │ + bcs 10059c <__read_chk@plt+0x9b1c8> │ │ │ │ ldmdavc r3, {r0, r1, r3, r4, r6, ip, lr, pc} │ │ │ │ - blcs ede04 <__read_chk@plt+0x88a30> │ │ │ │ + blcs edd94 <__read_chk@plt+0x889c0> │ │ │ │ ldmdbmi r1!, {r0, r1, r2, r4, r6, ip, lr, pc} │ │ │ │ @ instruction: 0x46074613 │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ @ instruction: 0xf1062007 │ │ │ │ - strtmi pc, [r0], -r5, ror #25 │ │ │ │ - blge 2475e4 <__read_chk@plt+0x1e2210> │ │ │ │ + strtmi pc, [r0], -sp, lsl #25 │ │ │ │ + blge 247574 <__read_chk@plt+0x1e21a0> │ │ │ │ @ instruction: 0xf6404621 │ │ │ │ @ instruction: 0xf0000215 │ │ │ │ andls pc, r4, r1, ror #20 │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ strtmi r4, [r9], -r2, asr #12 │ │ │ │ movwcs r4, #9784 @ 0x2638 │ │ │ │ - blx 12985e8 <__read_chk@plt+0x1233214> │ │ │ │ - blx ff3987d8 <__read_chk@plt+0xff333404> │ │ │ │ + blx 1298578 <__read_chk@plt+0x12331a4> │ │ │ │ + blx ff398768 <__read_chk@plt+0xff333394> │ │ │ │ strbmi r4, [r9], -r4, lsr #22 │ │ │ │ movwls r5, #14579 @ 0x38f3 │ │ │ │ @ instruction: 0xf07b4618 │ │ │ │ - blmi 99b1f8 <__read_chk@plt+0x935e24> │ │ │ │ + blmi 99b188 <__read_chk@plt+0x935db4> │ │ │ │ ldmpl r3!, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r8], -r3, lsl #6 │ │ │ │ - blx fe9987f6 <__read_chk@plt+0xfe933422> │ │ │ │ + blx fe998786 <__read_chk@plt+0xfe9333b2> │ │ │ │ cmplt r0, r5, lsl #12 │ │ │ │ strcs r4, [r1, #-2846] @ 0xfffff4e2 │ │ │ │ andls r2, r0, r3, lsl #4 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ @ instruction: 0xf0e52005 │ │ │ │ - blmi 7dbf14 <__read_chk@plt+0x776b40> │ │ │ │ + blmi 7dbea4 <__read_chk@plt+0x776ad0> │ │ │ │ stmdage r4, {r0, r4, r6, r9, sl, lr} │ │ │ │ movwls r5, #14579 @ 0x38f3 │ │ │ │ @ instruction: 0xf102461a │ │ │ │ - blls 29c31c <__read_chk@plt+0x236f48> │ │ │ │ + blls 29c2ac <__read_chk@plt+0x236ed8> │ │ │ │ @ instruction: 0xb12b4606 │ │ │ │ @ instruction: 0xf1034618 │ │ │ │ @ instruction: 0x4620fe15 │ │ │ │ - blx 18a74 │ │ │ │ + blx fea18a04 <__read_chk@plt+0xfe9b3630> │ │ │ │ andeq lr, r6, r5, asr #20 │ │ │ │ svclt 0x00183800 │ │ │ │ submi r2, r0, #1 │ │ │ │ - blmi 32ee90 <__read_chk@plt+0x2c9abc> │ │ │ │ + blmi 32ee20 <__read_chk@plt+0x2c9a4c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2b66c0 <__read_chk@plt+0x2512ec> │ │ │ │ + blls 2b6650 <__read_chk@plt+0x25127c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_abt │ │ │ │ pop {r3, ip, sp, pc} │ │ │ │ @ instruction: 0xf04f87f0 │ │ │ │ @ instruction: 0xe7ef30ff │ │ │ │ - stmib r6!, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r2, [r4], -r8 │ │ │ │ + ldmib lr, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r2, r4, r8, ror #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r4, ip, ror #5 │ │ │ │ - andseq r3, r8, sl, ror #1 │ │ │ │ + eorseq r2, r4, ip, asr r3 │ │ │ │ + @ instruction: 0x00182ffe │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - andseq r3, r8, r0, asr #1 │ │ │ │ + @ instruction: 0x00182fd4 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r2, r4, r4, lsr r2 │ │ │ │ + eorseq r2, r4, r4, lsr #5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldrmi fp, [r6], -fp, lsl #1 │ │ │ │ strcs r4, [r0, -sp, lsr #21] │ │ │ │ ldrbtmi r9, [sl], #-771 @ 0xfffffcfd │ │ │ │ @@ -122042,142 +122014,142 @@ │ │ │ │ strvc lr, [r7, -sp, asr #19] │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strmi r8, [r1], lr, lsr #1 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ adchi pc, r9, r0 │ │ │ │ ldrdge pc, [r4], -r9 │ │ │ │ stmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - bleq 818b14 <__read_chk@plt+0x7b3740> │ │ │ │ + bleq 818aa4 <__read_chk@plt+0x7b36d0> │ │ │ │ ldrbmi r9, [r5], -r4, lsl #2 │ │ │ │ ands r9, r5, r5, lsl #12 │ │ │ │ @ instruction: 0xf0784640 │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stccs 1, cr13, [r0, #-312] @ 0xfffffec8 │ │ │ │ adchi pc, lr, r0 │ │ │ │ tstlt r3, r8, lsl #22 │ │ │ │ @ instruction: 0xf10d4640 │ │ │ │ - blls 2db170 <__read_chk@plt+0x275d9c> │ │ │ │ + blls 2dafa0 <__read_chk@plt+0x275bcc> │ │ │ │ @ instruction: 0x4658b113 │ │ │ │ - blx fe698b40 <__read_chk@plt+0xfe63376c> │ │ │ │ + blx 1098ad0 <__read_chk@plt+0x10336fc> │ │ │ │ svceq 0x0004f859 │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ - ldc2l 1, cr15, [r6, #152] @ 0x98 │ │ │ │ + ldc2l 1, cr15, [lr, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0xf0ee9007 │ │ │ │ @ instruction: 0x9c07fa61 │ │ │ │ rscle r2, r1, r0, lsl #24 │ │ │ │ mulge r0, r4, r8 │ │ │ │ svceq 0x0000f1ba │ │ │ │ addhi pc, r9, r0 │ │ │ │ - b fe99a554 <__read_chk@plt+0xfe935180> │ │ │ │ + b ff79a4e4 <__read_chk@plt+0xff735110> │ │ │ │ stmdavs r0, {r0, r1, r4, r6, r9, sl, lr} │ │ │ │ - blcs 114744 <__read_chk@plt+0xaf370> │ │ │ │ + blcs 1146d4 <__read_chk@plt+0xaf300> │ │ │ │ addhi pc, r1, r0 │ │ │ │ andscs pc, r3, r0, lsr r8 @ │ │ │ │ stmdavc r3!, {r1, r2, r5, r9, sl, lr}^ │ │ │ │ ldreq r3, [r2], #1025 @ 0x401 │ │ │ │ ldmdavc r4!, {r0, r2, r4, r5, r6, r7, sl, ip, lr, pc}^ │ │ │ │ - beq 158b6c <__read_chk@plt+0xf3798> │ │ │ │ + beq 158afc <__read_chk@plt+0xf3728> │ │ │ │ rsbsle r2, sl, r0, lsl #24 │ │ │ │ - b fe49a57c <__read_chk@plt+0xfe4351a8> │ │ │ │ + b ff29a50c <__read_chk@plt+0xff235138> │ │ │ │ and r6, r2, r0, lsl #16 │ │ │ │ svcmi 0x0001f81a │ │ │ │ @ instruction: 0xf830b11c │ │ │ │ ldreq r3, [r9], #20 │ │ │ │ - bl feb91f50 <__read_chk@plt+0xfeb2cb7c> │ │ │ │ + bl feb91ee0 <__read_chk@plt+0xfeb2cb0c> │ │ │ │ stclne 4, cr0, [r0], #-24 @ 0xffffffe8 │ │ │ │ - blx ff718bae <__read_chk@plt+0xff6b37da> │ │ │ │ + blx fe118b3e <__read_chk@plt+0xfe0b376a> │ │ │ │ @ instruction: 0x46224631 │ │ │ │ @ instruction: 0xf7889008 │ │ │ │ - blls 3179dc <__read_chk@plt+0x2b2608> │ │ │ │ - ldrpl r4, [pc, #-1600] @ dc148 <__read_chk@plt+0x76d74> │ │ │ │ + blls 317a4c <__read_chk@plt+0x2b2678> │ │ │ │ + ldrpl r4, [pc, #-1600] @ dc0d8 <__read_chk@plt+0x76d04> │ │ │ │ mrc2 0, 3, pc, cr14, cr8, {3} │ │ │ │ adcsle r2, r0, r0, lsl #16 │ │ │ │ strtmi r9, [sl], r8, lsl #20 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf182fab2 │ │ │ │ @ instruction: 0x5604e9dd │ │ │ │ cmpne r1, pc, asr #20 │ │ │ │ tstcs r0, r8, lsl #30 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - bcs fca84 <__read_chk@plt+0x976b0> │ │ │ │ - blls 2d0950 <__read_chk@plt+0x26b57c> │ │ │ │ + bcs fca14 <__read_chk@plt+0x97640> │ │ │ │ + blls 2d08e0 <__read_chk@plt+0x26b50c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cmnlt r5, #206 @ 0xce │ │ │ │ @ instruction: 0xf10d1e34 │ │ │ │ @ instruction: 0xf8dd0b18 │ │ │ │ svclt 0x0018900c │ │ │ │ ldrbmi r2, [sl], r1, lsl #8 │ │ │ │ andvc lr, r0, #3489792 @ 0x354000 │ │ │ │ stmdble r3, {r0, r1, r2, r4, r7, r9, lr} │ │ │ │ smladcc r1, sl, r0, lr │ │ │ │ tstle r7, #-1610612725 @ 0xa000000b │ │ │ │ svclt 0x00d42f00 │ │ │ │ @ instruction: 0xf0042300 │ │ │ │ - blcs dd3ec <__read_chk@plt+0x78018> │ │ │ │ - bvs fedd0bc0 <__read_chk@plt+0xfed6b7ec> │ │ │ │ + blcs dd37c <__read_chk@plt+0x77fa8> │ │ │ │ + bvs fedd0b50 <__read_chk@plt+0xfed6b77c> │ │ │ │ mvnsle r4, #-1342177269 @ 0xb000000b │ │ │ │ @ instruction: 0x46304639 │ │ │ │ - blx ffe98c60 <__read_chk@plt+0xffe3388c> │ │ │ │ + blx fe898bf0 <__read_chk@plt+0xfe83381c> │ │ │ │ tstlt r8, r3, lsl #13 │ │ │ │ @ instruction: 0x305ff890 │ │ │ │ strbtle r0, [sl], #-2009 @ 0xfffff827 │ │ │ │ strcc r6, [r1, -sl, ror #16] │ │ │ │ rscle r4, r7, #-1610612725 @ 0xa000000b │ │ │ │ stccs 8, cr6, [r0, #-692] @ 0xfffffd4c │ │ │ │ - blls 310f84 <__read_chk@plt+0x2abbb0> │ │ │ │ + blls 310f14 <__read_chk@plt+0x2abb40> │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - blx 498c50 <__read_chk@plt+0x43387c> │ │ │ │ + @ instruction: 0xf9b6f10d │ │ │ │ tstlt r3, r7, lsl #22 │ │ │ │ @ instruction: 0xf10da807 │ │ │ │ - bmi 151b04c <__read_chk@plt+0x14b5c78> │ │ │ │ + bmi 151ae7c <__read_chk@plt+0x14b5aa8> │ │ │ │ ldrbtmi r4, [sl], #-2894 @ 0xfffff4b2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r0, r0, asr #32 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ qsub8mi r8, r6, r0 │ │ │ │ - beq 158c60 <__read_chk@plt+0xf388c> │ │ │ │ + beq 158bf0 <__read_chk@plt+0xf381c> │ │ │ │ stccs 8, cr7, [r0], {116} @ 0x74 │ │ │ │ strcs sp, [r1], #-388 @ 0xfffffe7c │ │ │ │ str r2, [pc, r2] │ │ │ │ strtmi r9, [r9], -r8, lsl #16 │ │ │ │ - blx 318c62 <__read_chk@plt+0x2b388e> │ │ │ │ + blx 318bf2 <__read_chk@plt+0x2b381e> │ │ │ │ movwls r9, #2824 @ 0xb08 │ │ │ │ - blmi 1188d44 <__read_chk@plt+0x1123970> │ │ │ │ + blmi 1188cd4 <__read_chk@plt+0x1123900> │ │ │ │ strtmi r2, [r9], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ ldc2 0, cr15, [r4, #-916] @ 0xfffffc6c │ │ │ │ - blmi 10d657c <__read_chk@plt+0x10711a8> │ │ │ │ + blmi 10d650c <__read_chk@plt+0x1071138> │ │ │ │ strtmi r2, [r9], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ stc2 0, cr15, [ip, #-916] @ 0xfffffc6c │ │ │ │ stccs 7, cr14, [r0, #-232] @ 0xffffff18 │ │ │ │ cdpne 0, 3, cr13, cr7, cr10, {6} │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ andmi lr, r0, #3489792 @ 0x354000 │ │ │ │ stmdble r3, {r2, r4, r7, r9, lr} │ │ │ │ strcc lr, [r1], #-29 @ 0xffffffe3 │ │ │ │ tstle sl, #536870922 @ 0x2000000a │ │ │ │ svclt 0x00d42c00 │ │ │ │ @ instruction: 0xf0072300 │ │ │ │ - blcs dd4ac <__read_chk@plt+0x780d8> │ │ │ │ - bvs fedd0c80 <__read_chk@plt+0xfed6b8ac> │ │ │ │ + blcs dd43c <__read_chk@plt+0x78068> │ │ │ │ + bvs fedd0c10 <__read_chk@plt+0xfed6b83c> │ │ │ │ mvnsle r4, #805306378 @ 0x3000000a │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ - blx fe698d20 <__read_chk@plt+0xfe63394c> │ │ │ │ + blx 1098cb0 <__read_chk@plt+0x10338dc> │ │ │ │ @ instruction: 0xf890b138 │ │ │ │ @ instruction: 0x07da305f │ │ │ │ @ instruction: 0xf023bf44 │ │ │ │ @ instruction: 0xf8800301 │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r4, r6, ip, sp}^ │ │ │ │ adcmi r3, r2, #16777216 @ 0x1000000 │ │ │ │ stmiavs sp!, {r2, r5, r6, r7, r9, ip, lr, pc} │ │ │ │ bicsle r2, r9, r0, lsl #26 │ │ │ │ - bls 2d6748 <__read_chk@plt+0x271374> │ │ │ │ + bls 2d66d8 <__read_chk@plt+0x271304> │ │ │ │ ldrtmi r4, [r9], -fp, asr #12 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf7ffa000 │ │ │ │ msrlt R8_fiq, r5 │ │ │ │ @ instruction: 0x305ff89b │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ subscc pc, pc, fp, lsl #17 │ │ │ │ @@ -122188,55 +122160,55 @@ │ │ │ │ svcge 0x007cf43f │ │ │ │ vpmax.u32 d25, d2, d2 │ │ │ │ @ instruction: 0xf88b0300 │ │ │ │ @ instruction: 0xe775305f │ │ │ │ andcs r4, r3, #22528 @ 0x5800 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf026447b │ │ │ │ - bls 31c7d4 <__read_chk@plt+0x2b7400> │ │ │ │ + bls 31c764 <__read_chk@plt+0x2b7390> │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ str sl, [r8, r2, asr #30]! │ │ │ │ ldmdavs sl, {r0, r1, r4, r9, sl, lr} │ │ │ │ stcle 2, cr4, [r3], {138} @ 0x8a │ │ │ │ addmi r6, sl, #5898240 @ 0x5a0000 │ │ │ │ svcge 0x0062f6bf │ │ │ │ - blcs f6bb0 <__read_chk@plt+0x917dc> │ │ │ │ + blcs f6b40 <__read_chk@plt+0x9176c> │ │ │ │ @ instruction: 0xf89bd1f5 │ │ │ │ vqadd.u32 q9, , │ │ │ │ @ instruction: 0xf88b0200 │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r4, r6, sp}^ │ │ │ │ stccs 7, cr14, [r0, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xe75cd195 │ │ │ │ - stmda lr!, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r2, [r4], -r6 │ │ │ │ + stmda r6!, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r2, r4, r6, asr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r4, sl, asr r0 │ │ │ │ - andseq r2, r8, r2, lsl #29 │ │ │ │ - andseq r2, r8, r6, lsl #29 │ │ │ │ - @ instruction: 0x00182df8 │ │ │ │ + eorseq r2, r4, sl, asr #1 │ │ │ │ + mulseq r8, r6, sp │ │ │ │ + mulseq r8, sl, sp │ │ │ │ + andseq r2, r8, ip, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec33b80 <__read_chk@plt+0xfebce7ac> │ │ │ │ + bl fec33b10 <__read_chk@plt+0xfebce73c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r5], #-896 @ 0xfffffc80 │ │ │ │ strmi fp, [r5], -r5, lsl #1 │ │ │ │ stmdbvs r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ suble r2, r2, r0, lsl #22 │ │ │ │ ldrbtmi r4, [ip], #-3122 @ 0xfffff3ce │ │ │ │ - bllt fb6c28 <__read_chk@plt+0xf51854> │ │ │ │ + bllt fb6bb8 <__read_chk@plt+0xf517e4> │ │ │ │ smlaltblt r6, sl, r2, r9 │ │ │ │ ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ tstlt r3, r3, asr #19 │ │ │ │ @ instruction: 0xf10d301c │ │ │ │ - andcs pc, r0, r5, asr #18 │ │ │ │ + andcs pc, r0, sp, ror #17 │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ - blcs f6d44 <__read_chk@plt+0x91970> │ │ │ │ - blle 1010d84 <__read_chk@plt+0xfab9b0> │ │ │ │ + blcs f6cd4 <__read_chk@plt+0x91900> │ │ │ │ + blle 1010d14 <__read_chk@plt+0xfab940> │ │ │ │ ldrbtmi r4, [ip], #-3114 @ 0xfffff3d6 │ │ │ │ stmdavs r1!, {r1, r5, r9, sl, lr}^ │ │ │ │ - bleq 81ab10 <__read_chk@plt+0x7b573c> │ │ │ │ + bleq 81aaa0 <__read_chk@plt+0x7b56cc> │ │ │ │ andcc lr, r1, #3358720 @ 0x334000 │ │ │ │ stmdbvs r3!, {r0, r9, sp} │ │ │ │ @ instruction: 0xf1049300 │ │ │ │ andls r0, r3, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xf0e72200 │ │ │ │ stmib r4, {r0, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r0, r2} │ │ │ │ @@ -122247,55 +122219,55 @@ │ │ │ │ ldmibvs r0, {r2, r8, sl, fp, ip, lr, pc} │ │ │ │ addsmi fp, r9, #16, 2 │ │ │ │ addsvs fp, r1, r8, lsr pc │ │ │ │ andcs r4, r1, fp, lsl fp │ │ │ │ ldmdbvs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ cmpvs r9, r1, lsl r8 │ │ │ │ eorvc r7, sl, r2, lsl r8 │ │ │ │ - bcc 136c7c <__read_chk@plt+0xd18a8> │ │ │ │ + bcc 136c0c <__read_chk@plt+0xd1838> │ │ │ │ mullt r5, sl, r0 │ │ │ │ stmdbvs r2!, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ ldrdeq lr, [r0, -r4] │ │ │ │ @ instruction: 0xf1049201 │ │ │ │ andls r0, r0, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xf11e461a │ │ │ │ - msrvs SPSR_irq, pc │ │ │ │ + msrvs SPSR_irq, r7 │ │ │ │ @ instruction: 0xd1af2800 │ │ │ │ stmdbvs r3!, {r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrdeq lr, [r0, -r4] │ │ │ │ @ instruction: 0xf1049300 │ │ │ │ @ instruction: 0xf0e70308 │ │ │ │ stmib r4, {r0, r1, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r0, r2} │ │ │ │ stmiavs r3!, {r3, r5, r7, ip, lr, pc}^ │ │ │ │ vldmiale r3!, {d2-d1} │ │ │ │ - blcs f6ce4 <__read_chk@plt+0x91910> │ │ │ │ + blcs f6c74 <__read_chk@plt+0x918a0> │ │ │ │ sbfx sp, r2, #3, #2 │ │ │ │ - mlaseq sl, r4, r0, r1 │ │ │ │ - eorseq r1, sl, sl, lsl #1 │ │ │ │ - eorseq r1, sl, lr, ror r0 │ │ │ │ - eorseq r1, sl, r2, rrx │ │ │ │ - eorseq r1, sl, r2, lsr r0 │ │ │ │ - eorseq r1, sl, ip, lsl r0 │ │ │ │ + eorseq r1, sl, r4, lsl #2 │ │ │ │ + ldrshteq r1, [sl], -sl │ │ │ │ + eorseq r1, sl, lr, ror #1 │ │ │ │ + ldrsbteq r1, [sl], -r2 │ │ │ │ + eorseq r1, sl, r2, lsr #1 │ │ │ │ + eorseq r1, sl, ip, lsl #1 │ │ │ │ @ instruction: 0xc01cf8df │ │ │ │ @ instruction: 0xf8cc44fc │ │ │ │ andcs r0, r0, r0 │ │ │ │ andne pc, r4, ip, asr #17 │ │ │ │ andeq lr, r2, #204, 18 @ 0x330000 │ │ │ │ andcc lr, r4, ip, asr #19 │ │ │ │ andseq pc, r8, ip, asr #17 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq r0, sl, r8, lsr #31 │ │ │ │ + eorseq r1, sl, r8, lsl r0 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0008f8cc │ │ │ │ adcslt r4, r8, r9, lsr #26 │ │ │ │ ldrmi r4, [pc], -r9, lsr #24 │ │ │ │ - blmi b2dca8 <__read_chk@plt+0xac88d4> │ │ │ │ + blmi b2dc38 <__read_chk@plt+0xac8864> │ │ │ │ strmi r2, [r0], r0, lsl #12 │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9437 │ │ │ │ ldrmi r0, [r4], -r0, lsl #8 │ │ │ │ ldrbtmi r4, [sl], #-2597 @ 0xfffff5db │ │ │ │ movwls r5, #10451 @ 0x28d3 │ │ │ │ ldmpl r3, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ @@ -122305,44 +122277,44 @@ │ │ │ │ biclt r4, r8, r5, lsl #12 │ │ │ │ strcs pc, [r0], #964 @ 0x3c4 │ │ │ │ @ instruction: 0xf0842305 │ │ │ │ ldrtmi r0, [r2], -r1, lsl #8 │ │ │ │ @ instruction: 0x46294638 │ │ │ │ strls r0, [r0], #-292 @ 0xfffffedc │ │ │ │ mrc2 0, 2, pc, cr8, cr10, {3} │ │ │ │ - blmi 66f364 <__read_chk@plt+0x609f90> │ │ │ │ + blmi 66f2f4 <__read_chk@plt+0x609f20> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls eb6b6c <__read_chk@plt+0xe51798> │ │ │ │ + blls eb6afc <__read_chk@plt+0xe51728> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle pc, r0, lsl #6 │ │ │ │ eorslt r4, r8, r8, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ - @ instruction: 0xf7874479 │ │ │ │ - @ instruction: 0xf1b8efc8 │ │ │ │ + @ instruction: 0xf7884479 │ │ │ │ + @ instruction: 0xf1b8e800 │ │ │ │ andle r0, pc, r0, lsl #30 │ │ │ │ stcge 3, cr2, [r5], {200} @ 0xc8 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r0, r1, #0, 16 │ │ │ │ @ instruction: 0xf7884620 │ │ │ │ - andcs lr, r3, #208, 18 @ 0x340000 │ │ │ │ + andcs lr, r3, #8, 20 @ 0x8000 │ │ │ │ andcs r4, r5, r3, lsr #12 │ │ │ │ @ instruction: 0xf0264611 │ │ │ │ bfi pc, sp, (invalid: 29:25) @ │ │ │ │ ldrdhi pc, [r4], -pc @ │ │ │ │ @ instruction: 0xe7eb44f8 │ │ │ │ - svc 0x0036f787 │ │ │ │ - ldrsbteq r1, [r4], -r4 │ │ │ │ + svc 0x006ef787 │ │ │ │ + eorseq r1, r4, r4, asr #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ - ldrhteq r1, [r4], -lr │ │ │ │ + eorseq r1, r4, lr, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r1, r4, r8, lsl #27 │ │ │ │ - andseq r2, r8, r4, lsr ip │ │ │ │ - andseq r8, fp, ip, ror sp │ │ │ │ + ldrshteq r1, [r4], -r8 │ │ │ │ + andseq r2, r8, r8, asr #22 │ │ │ │ + mulseq fp, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, sp, r9, asr fp │ │ │ │ ldrbtmi r4, [fp], #-3161 @ 0xfffff3a7 │ │ │ │ @@ -122352,15 +122324,15 @@ │ │ │ │ tstls fp, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ rsble r2, r4, r0, lsl #22 │ │ │ │ ldmpl r3, {r0, r2, r4, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldrmi r3, [r8], r4, asr #5 │ │ │ │ - blmi 1589084 <__read_chk@plt+0x1523cb0> │ │ │ │ + blmi 1589014 <__read_chk@plt+0x1523c40> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf883fab3 │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ svcge 0x0009ae0a │ │ │ │ ldrtmi r2, [r2], -r0, lsl #6 │ │ │ │ stmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ movwls r3, #769 @ 0x301 │ │ │ │ @@ -122369,130 +122341,130 @@ │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ cmple r1, r0, lsl #30 │ │ │ │ @ instruction: 0x9c0a4b47 │ │ │ │ @ instruction: 0xf894447b │ │ │ │ @ instruction: 0xf8d3a000 │ │ │ │ @ instruction: 0xf8d99000 │ │ │ │ teqlt r3, r0 │ │ │ │ - @ instruction: 0xf10d4648 │ │ │ │ - blmi 119ac74 <__read_chk@plt+0x11358a0> │ │ │ │ + @ instruction: 0xf10c4648 │ │ │ │ + blmi 119caa4 <__read_chk@plt+0x11376d0> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - ldmdb r8, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bleq 1059010 <__read_chk@plt+0xff3c3c> │ │ │ │ + ldmib r0, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bleq 1058fa0 <__read_chk@plt+0xff3bcc> │ │ │ │ ldreq pc, [ip, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xf10d4658 │ │ │ │ - blmi 101b238 <__read_chk@plt+0xfb5e64> │ │ │ │ + blmi 101b068 <__read_chk@plt+0xfb5c94> │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf1ba6818 │ │ │ │ cmple r5, r0, lsl #30 │ │ │ │ - blmi f2fd10 <__read_chk@plt+0xeca93c> │ │ │ │ + blmi f2fca0 <__read_chk@plt+0xeca8cc> │ │ │ │ ldrbtmi r4, [fp], #-1148 @ 0xfffffb84 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ movwls r4, #5796 @ 0x16a4 │ │ │ │ stmib sp, {r1, r2, r4, r5, r8, r9, fp, lr}^ │ │ │ │ ldrbmi r1, [r9], -r4, lsl #24 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r4, #514 @ 0x202 │ │ │ │ @ instruction: 0xf04f2201 │ │ │ │ @ instruction: 0xf78833ff │ │ │ │ - blmi d57158 <__read_chk@plt+0xcf1d84> │ │ │ │ + blmi d571c8 <__read_chk@plt+0xcf1df4> │ │ │ │ ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbpl r6, [sl, #-2075] @ 0xfffff7e5 │ │ │ │ - @ instruction: 0xffe8f10c │ │ │ │ + @ instruction: 0xff90f10c │ │ │ │ @ instruction: 0xf10c4630 │ │ │ │ - bmi c1cc04 <__read_chk@plt+0xbb7830> │ │ │ │ + bmi c1ca34 <__read_chk@plt+0xbb7660> │ │ │ │ ldrbtmi r4, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, sp, r7, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xd1af2a00 │ │ │ │ movwls r4, #30240 @ 0x7620 │ │ │ │ - stmdb lr, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bleq 10590a4 <__read_chk@plt+0xff3cd0> │ │ │ │ + stmdb r6, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bleq 1059034 <__read_chk@plt+0xff3c60> │ │ │ │ ldreq pc, [ip, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xf10d4658 │ │ │ │ - blls 2db1a4 <__read_chk@plt+0x275dd0> │ │ │ │ + blls 2dafd4 <__read_chk@plt+0x275c00> │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blmi 790cec <__read_chk@plt+0x72b918> │ │ │ │ + blmi 790c7c <__read_chk@plt+0x72b8a8> │ │ │ │ ldmdbmi fp, {r1, r3, r4, r9, fp, lr} │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ ldrbtmi ip, [sl], #-108 @ 0xffffff94 │ │ │ │ ldrbtmi r4, [ip], #1145 @ 0x479 │ │ │ │ @ instruction: 0xf787e7b3 │ │ │ │ - blmi 7186a8 <__read_chk@plt+0x6b32d4> │ │ │ │ + blmi 718718 <__read_chk@plt+0x6b3344> │ │ │ │ ldmdbmi r9, {r3, r4, r9, fp, lr} │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ ldrbtmi ip, [sl], #-100 @ 0xffffff9c │ │ │ │ ldrbtmi r4, [ip], #1145 @ 0x479 │ │ │ │ svclt 0x0000e7a7 │ │ │ │ - ldrhteq r0, [sl], -r6 │ │ │ │ - ldrshteq r1, [r4], -r6 │ │ │ │ + eorseq r0, sl, r6, lsr #30 │ │ │ │ + eorseq r1, r4, r6, ror #26 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r1, [r4], -r0 │ │ │ │ + eorseq r1, r4, r0, ror #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r0, sl, r8, asr lr │ │ │ │ - eorseq r0, sl, r0, asr #28 │ │ │ │ - eorseq r0, sl, r0, lsr #28 │ │ │ │ - eoreq lr, ip, r0, lsl sp │ │ │ │ - andseq r6, r8, r6, lsr #8 │ │ │ │ - andseq r2, r8, r4, asr #22 │ │ │ │ - eorseq r0, sl, r4, ror #27 │ │ │ │ - eorseq r1, r4, r2, lsl ip │ │ │ │ - ldrhteq r0, [sl], -r6 │ │ │ │ - andseq r2, r8, r0, lsr #21 │ │ │ │ - andseq ip, r8, lr, lsl #18 │ │ │ │ - andseq r2, r8, r4, lsr #21 │ │ │ │ - eoreq r6, fp, sl │ │ │ │ - andseq r2, r8, r8, lsl #21 │ │ │ │ - @ instruction: 0x0018c8f6 │ │ │ │ - eoreq lr, ip, ip, asr ip │ │ │ │ - strdeq r5, [fp], -r2 @ │ │ │ │ + eorseq r0, sl, r8, asr #29 │ │ │ │ + ldrhteq r0, [sl], -r0 │ │ │ │ + mlaseq sl, r0, lr, r0 │ │ │ │ + eoreq lr, ip, r4, lsl ip │ │ │ │ + andseq r6, r8, sl, lsr r3 │ │ │ │ + andseq r2, r8, r8, asr sl │ │ │ │ + eorseq r0, sl, r4, asr lr │ │ │ │ + eorseq r1, r4, r2, lsl #25 │ │ │ │ + eorseq r0, sl, r6, lsr #28 │ │ │ │ + @ instruction: 0x001829b4 │ │ │ │ + andseq ip, r8, r2, lsr #16 │ │ │ │ + @ instruction: 0x001829b8 │ │ │ │ + eoreq r5, fp, lr, lsl pc │ │ │ │ + mulseq r8, ip, r9 │ │ │ │ + andseq ip, r8, sl, lsl #16 │ │ │ │ + eoreq lr, ip, r0, ror #22 │ │ │ │ + eoreq r5, fp, r6, lsl #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 14, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0xf5004cfc │ │ │ │ ldmmi ip!, {r6, r9, sl, ip, lr}^ │ │ │ │ ldrbtmi r4, [ip], #-1690 @ 0xfffff966 │ │ │ │ - blmi ffff0d54 <__read_chk@plt+0xfff8b980> │ │ │ │ - ldrbtmi fp, [pc], #-191 @ dcd6c <__read_chk@plt+0x77998> │ │ │ │ + blmi ffff0ce4 <__read_chk@plt+0xfff8b910> │ │ │ │ + ldrbtmi fp, [pc], #-191 @ dccfc <__read_chk@plt+0x77928> │ │ │ │ stmdapl r0!, {r0, r3, r7, r9, sl, lr} │ │ │ │ stmdavs r0, {r2, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f903d │ │ │ │ ldmpl fp!, {}^ @ │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8d682c4 │ │ │ │ @ instruction: 0xf50225d4 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ tstlt r5, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0xf1264628 │ │ │ │ - vpmin.s8 d31, d16, d5 │ │ │ │ + vpmin.s8 d31, d0, d29 │ │ │ │ strmi r2, [r5], -pc, asr #7 │ │ │ │ mulls r8, r9, r5 │ │ │ │ vhadd.s8 d29, d0, d28 │ │ │ │ ldrmi r2, [r9, #986] @ 0x3da │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @ instruction: 0xd01f34ff │ │ │ │ stmdage r8, {r0, r2, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff3ef10c │ │ │ │ - blmi ff9ef95c <__read_chk@plt+0xff98a588> │ │ │ │ + cdp2 1, 14, cr15, cr6, cr12, {0} │ │ │ │ + blmi ff9ef8ec <__read_chk@plt+0xff98a518> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1036e30 <__read_chk@plt+0xfd1a5c> │ │ │ │ + blls 1036dc0 <__read_chk@plt+0xfd19ec> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462081b2 │ │ │ │ pop {r0, r1, r2, r3, r4, r5, ip, sp, pc} │ │ │ │ vrecps.f32 q12, q8, q8 │ │ │ │ strls r2, [r8, #-975] @ 0xfffffc31 │ │ │ │ @ instruction: 0xf0004299 │ │ │ │ @@ -122501,40 +122473,40 @@ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ strdle r3, [r3, #79]! @ 0x4f │ │ │ │ @ instruction: 0xf7ad4650 │ │ │ │ stcls 14, cr15, [r8, #-452] @ 0xfffffe3c │ │ │ │ ldrb r4, [r9, r4, lsl #12] │ │ │ │ sbcsle r2, r7, r0, lsl #24 │ │ │ │ stccs 8, cr6, [r0], {36} @ 0x24 │ │ │ │ - blmi ff65115c <__read_chk@plt+0xff5ebd88> │ │ │ │ - bleq c19244 <__read_chk@plt+0xbb3e70> │ │ │ │ + blmi ff6510ec <__read_chk@plt+0xff5ebd18> │ │ │ │ + bleq c191d4 <__read_chk@plt+0xbb3e00> │ │ │ │ cmppls r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ ldrbtmi r2, [fp], #-611 @ 0xfffffd9d │ │ │ │ @ instruction: 0x46194658 │ │ │ │ movwls r4, #17657 @ 0x44f9 │ │ │ │ - stmdb r4, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb ip!, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ @ instruction: 0xf88d0300 │ │ │ │ @ instruction: 0xf788308f │ │ │ │ - strbmi lr, [r9], -r6, asr #16 │ │ │ │ + @ instruction: 0x4649e87e │ │ │ │ rsbeq pc, r3, #192, 2 @ 0x30 │ │ │ │ ldrbmi r2, [r8], -r4, ror #6 │ │ │ │ - ldcl 7, cr15, [r8], {135} @ 0x87 │ │ │ │ + ldc 7, cr15, [r0, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xf10d4bc9 │ │ │ │ rsbcs r0, r3, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x4650447b │ │ │ │ movwls r4, #22041 @ 0x5619 │ │ │ │ - stmdb ip!, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4!, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f4650 │ │ │ │ @ instruction: 0xf88d0300 │ │ │ │ @ instruction: 0xf78830f3 │ │ │ │ - strbmi lr, [r9], -lr, lsr #16 │ │ │ │ + strbmi lr, [r9], -r6, ror #16 │ │ │ │ rsbeq pc, r3, #192, 2 @ 0x30 │ │ │ │ ldrbmi r2, [r0], -r4, ror #6 │ │ │ │ - stcl 7, cr15, [r0], {135} @ 0x87 │ │ │ │ + ldcl 7, cr15, [r8], #540 @ 0x21c │ │ │ │ @ instruction: 0x9010f8d4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ adcshi pc, r7, r0 │ │ │ │ ldmpl sp!, {r0, r1, r3, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf1b8682b │ │ │ │ rsbsle r0, sp, r0, lsl #30 │ │ │ │ mulcs r4, r9, r8 │ │ │ │ @@ -122578,79 +122550,79 @@ │ │ │ │ stcge 0, cr13, [sl], {51} @ 0x33 │ │ │ │ stmib sp, {r0, r3, r8, sl, fp, sp, pc}^ │ │ │ │ strtmi r3, [r2], -r1, lsl #6 │ │ │ │ strtmi r9, [r9], -r0, lsl #6 │ │ │ │ ldc2 0, cr15, [lr], #452 @ 0x1c4 │ │ │ │ stmdavc r3, {r0, r3, fp, ip, pc} │ │ │ │ suble r2, lr, r0, lsl #22 │ │ │ │ - @ instruction: 0xf9c2f126 │ │ │ │ + @ instruction: 0xf96af126 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf10c9307 │ │ │ │ - @ instruction: 0x4620fe77 │ │ │ │ - cdp2 1, 7, cr15, cr4, cr12, {0} │ │ │ │ + @ instruction: 0x4620fe1f │ │ │ │ + cdp2 1, 1, cr15, cr12, cr12, {0} │ │ │ │ ldrbcc pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ ldrdmi lr, [r7], -sp │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x1718f8d3 │ │ │ │ rsble r2, r1, r0, lsl #16 │ │ │ │ eorsle r2, sp, r0, lsl #18 │ │ │ │ - ldmda r4, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm ip, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ teqle r6, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2175 @ 0xfffff781 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ ldclmi 0, cr8, [lr, #-908]! @ 0xfffffc74 │ │ │ │ ldrbtmi r4, [sp], #-2686 @ 0xfffff582 │ │ │ │ and r4, ip, sl, ror r4 │ │ │ │ @ instruction: 0x1010f8d9 │ │ │ │ - blls 316da8 <__read_chk@plt+0x2b19d4> │ │ │ │ + blls 316d38 <__read_chk@plt+0x2b1964> │ │ │ │ rsble r2, lr, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2170 @ 0xfffff786 │ │ │ │ ldclmi 12, cr4, [fp, #-488]! @ 0xfffffe18 │ │ │ │ ldrbtmi r4, [sp], #-1148 @ 0xfffffb84 │ │ │ │ - blmi 1f6e828 <__read_chk@plt+0x1f09454> │ │ │ │ + blmi 1f6e7b8 <__read_chk@plt+0x1f093e4> │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ andcs r4, r3, #536870912 @ 0x20000000 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r4, r0, lsl #10 │ │ │ │ @ instruction: 0xf9f0f0e5 │ │ │ │ cmnlt fp, r7, lsl #22 │ │ │ │ strcs sl, [r1], #-2055 @ 0xfffff7f9 │ │ │ │ - cdp2 1, 3, cr15, cr12, cr12, {0} │ │ │ │ + stc2l 1, cr15, [r4, #48]! @ 0x30 │ │ │ │ ldrbt r9, [r7], r8, lsl #26 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmdavs r4!, {r0, r3, r4, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ usat sl, #19, ip, lsl #30 │ │ │ │ strcs r9, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ stmdals sl, {r2, r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ stmdami fp!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7c74478 │ │ │ │ ldrbtmi r4, [r8], #-2154 @ 0xfffff796 │ │ │ │ stmdavs r4!, {r2, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r9, [r0], -r4, lsl #18 │ │ │ │ - ldmda r0, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8, {r3, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ @ instruction: 0x4659d03c │ │ │ │ @ instruction: 0xf7884620 │ │ │ │ - strmi lr, [r0], sl, lsl #16 │ │ │ │ + strmi lr, [r0], r2, asr #16 │ │ │ │ subsle r2, r5, r0, lsl #16 │ │ │ │ strtmi r9, [r0], -r5, lsl #18 │ │ │ │ - stmda r2, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda sl!, {r3, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ strtmi sp, [r0], -r0, rrx │ │ │ │ - @ instruction: 0xf7874651 │ │ │ │ - @ instruction: 0x4604effc │ │ │ │ + @ instruction: 0xf7884651 │ │ │ │ + @ instruction: 0x4604e834 │ │ │ │ rsble r2, fp, r0, lsl #16 │ │ │ │ strb r4, [r5], ip, asr #12 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdami r9, {r1, r2, r7, pc}^ │ │ │ │ @ instruction: 0xe79f4478 │ │ │ │ andcs r4, r5, #88, 18 @ 0x160000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [r6, #-540]! @ 0xfffffde4 │ │ │ │ + stcl 7, cr15, [lr, #-540]! @ 0xfffffde4 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf0262401 │ │ │ │ @ instruction: 0xf8d6fc17 │ │ │ │ @ instruction: 0xf89635d4 │ │ │ │ @ instruction: 0xf50320f4 │ │ │ │ @ instruction: 0xf0425380 │ │ │ │ @@ -122698,124 +122670,124 @@ │ │ │ │ ldmpl pc!, {r0, r9, sp}^ @ │ │ │ │ movwls r6, #2107 @ 0x83b │ │ │ │ addcs r4, r6, r3, lsl #12 │ │ │ │ @ instruction: 0xff92f071 │ │ │ │ ldmdblt r8, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf8c62401 │ │ │ │ strtmi r4, [r0], -r4, asr #6 │ │ │ │ - blx d99534 <__read_chk@plt+0xd34160> │ │ │ │ + blx d994c4 <__read_chk@plt+0xd340f0> │ │ │ │ @ instruction: 0x4601683f │ │ │ │ strtmi r4, [r2], -fp, lsr #12 │ │ │ │ ldrb r9, [pc], r0, lsl #14 │ │ │ │ andcs r4, r5, #507904 @ 0x7c000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf787e782 │ │ │ │ - ldmdami sp, {r1, r6, sl, fp, sp, lr, pc} │ │ │ │ + ldmdami sp, {r1, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xe7194478 │ │ │ │ ldcmi 12, cr4, [sp, #-112] @ 0xffffff90 │ │ │ │ ldrbtmi r4, [sp], #-1148 @ 0xfffffb84 │ │ │ │ str r4, [r8, -r2, lsr #12]! │ │ │ │ - eorseq r1, r4, r2, lsr #22 │ │ │ │ + mlaseq r4, r2, fp, r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r4, sl, lsl fp │ │ │ │ + eorseq r1, r4, sl, lsl #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r4, r4, asr #21 │ │ │ │ - mulseq r8, r6, r9 │ │ │ │ - eorseq r6, r6, r4, lsl #22 │ │ │ │ - andseq r2, r8, r8, ror r9 │ │ │ │ + eorseq r1, r4, r4, lsr fp │ │ │ │ + andseq r2, r8, sl, lsr #17 │ │ │ │ + eorseq r6, r6, r4, ror fp │ │ │ │ + andseq r2, r8, ip, lsl #17 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r2, r8, r2, lsr r8 │ │ │ │ - andseq r2, r8, r6, ror #15 │ │ │ │ - andseq ip, r8, r8, asr r6 │ │ │ │ - eoreq lr, ip, lr, lsr #19 │ │ │ │ - eoreq lr, ip, r8, lsr #19 │ │ │ │ - ldrheq r6, [r8], -lr │ │ │ │ - andseq r2, r8, ip, asr #16 │ │ │ │ - eoreq lr, ip, r0, ror #18 │ │ │ │ - eoreq lr, ip, sl, asr r9 │ │ │ │ - eoreq lr, ip, r0, lsl r9 │ │ │ │ - mulseq r8, sl, r7 │ │ │ │ - andseq r2, r8, r4, lsr r7 │ │ │ │ - andseq r2, r8, r2, asr #14 │ │ │ │ - andseq r2, r8, r0, lsl #14 │ │ │ │ - @ instruction: 0x001826dc │ │ │ │ - andseq r2, r8, r2, lsr #13 │ │ │ │ - andseq r2, r8, r8, ror #12 │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - andseq r5, r8, r2, lsl pc │ │ │ │ + andseq r2, r8, r6, asr #14 │ │ │ │ + @ instruction: 0x001826fa │ │ │ │ + andseq ip, r8, ip, ror #10 │ │ │ │ + strhteq lr, [ip], -r2 │ │ │ │ + eoreq lr, ip, ip, lsr #17 │ │ │ │ + @ instruction: 0x00185fd2 │ │ │ │ + andseq r2, r8, r0, ror #14 │ │ │ │ + eoreq lr, ip, r4, ror #16 │ │ │ │ + eoreq lr, ip, lr, asr r8 │ │ │ │ + eoreq lr, ip, r4, lsl r8 │ │ │ │ + andseq r2, r8, lr, lsr #13 │ │ │ │ + andseq r2, r8, r8, asr #12 │ │ │ │ + andseq r2, r8, r6, asr r6 │ │ │ │ + andseq r2, r8, r4, lsl r6 │ │ │ │ + @ instruction: 0x001825f0 │ │ │ │ + @ instruction: 0x001825b6 │ │ │ │ + andseq r2, r8, ip, ror r5 │ │ │ │ + eoreq lr, ip, r0, lsl #14 │ │ │ │ + andseq r5, r8, r6, lsr #28 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r8, sl, lsr #18 │ │ │ │ movwcs r4, #2602 @ 0xa2a │ │ │ │ mcrge 4, 0, r4, cr6, cr9, {3} │ │ │ │ movwcc lr, #6605 @ 0x19cd │ │ │ │ movwls sl, #3845 @ 0xf05 │ │ │ │ ldrtmi r5, [r9], -sl, lsl #17 │ │ │ │ andls r6, r7, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf0714632 │ │ │ │ stmdals r6, {r0, r1, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - cdp 7, 6, cr15, cr2, cr7, {4} │ │ │ │ + cdp 7, 9, cr15, cr10, cr7, {4} │ │ │ │ @ instruction: 0xf10c3087 │ │ │ │ - @ instruction: 0x4604fe95 │ │ │ │ + @ instruction: 0x4604fe3d │ │ │ │ @ instruction: 0xf7879806 │ │ │ │ - blls 258b78 <__read_chk@plt+0x1f37a4> │ │ │ │ + blls 258be8 <__read_chk@plt+0x1f3814> │ │ │ │ streq pc, [r7, #256] @ 0x100 │ │ │ │ ldmdavc sl, {r3, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfb912 │ │ │ │ ldrbtmi r8, [r8], #108 @ 0x6c │ │ │ │ @ instruction: 0xf1034618 │ │ │ │ ldmdacs r4, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs fp, r1, r8, lsl #31 │ │ │ │ - bls 2936a8 <__read_chk@plt+0x22e2d4> │ │ │ │ + bls 293638 <__read_chk@plt+0x22e264> │ │ │ │ andls r4, r2, #70254592 @ 0x4300000 │ │ │ │ - bmi 62ead4 <__read_chk@plt+0x5c9700> │ │ │ │ + bmi 62ea64 <__read_chk@plt+0x5c9690> │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ ldrbtmi r4, [sl], #-2579 @ 0xfffff5ed │ │ │ │ @ instruction: 0xf90af104 │ │ │ │ @ instruction: 0xf10c4638 │ │ │ │ - @ instruction: 0x4630fcf9 │ │ │ │ - ldc2l 1, cr15, [r6], #48 @ 0x30 │ │ │ │ - blmi 3afa8c <__read_chk@plt+0x34a6b8> │ │ │ │ + ldrtmi pc, [r0], -r1, lsr #25 @ │ │ │ │ + ldc2 1, cr15, [lr], {12} │ │ │ │ + blmi 3afa1c <__read_chk@plt+0x34a648> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2b72c0 <__read_chk@plt+0x251eec> │ │ │ │ + blls 2b7250 <__read_chk@plt+0x251e7c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ andlt r4, r8, r0, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf1039805 │ │ │ │ @ instruction: 0xf1c0feef │ │ │ │ bfi r0, r6, #0, #25 │ │ │ │ - bl fe99b094 <__read_chk@plt+0xfe935cc0> │ │ │ │ - ldrhteq r1, [r4], -r0 │ │ │ │ + bl ff79b024 <__read_chk@plt+0xff735c50> │ │ │ │ + eorseq r1, r4, r0, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq lr, ip, sl, lsr #14 │ │ │ │ - eoreq lr, ip, ip, lsl #14 │ │ │ │ - @ instruction: 0x001825d6 │ │ │ │ - eorseq r1, r4, r4, lsr r6 │ │ │ │ + eoreq lr, ip, lr, lsr #12 │ │ │ │ + eoreq lr, ip, r0, lsl r6 │ │ │ │ + andseq r2, r8, sl, ror #9 │ │ │ │ + eorseq r1, r4, r4, lsr #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0068f8cc │ │ │ │ @ instruction: 0xf8dfb09d │ │ │ │ movwcs r2, #2644 @ 0xa54 │ │ │ │ - blt 151b628 <__read_chk@plt+0x14b6254> │ │ │ │ + blt 151b5b8 <__read_chk@plt+0x14b61e4> │ │ │ │ ldrbtmi r9, [fp], #9 │ │ │ │ - beq 141b630 <__read_chk@plt+0x13b625c> │ │ │ │ + beq 141b5c0 <__read_chk@plt+0x13b61ec> │ │ │ │ ldrbtmi r9, [r8], #-787 @ 0xfffffced │ │ │ │ ldmdavs r2, {r1, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f921b │ │ │ │ stmdbcs r0, {r9} │ │ │ │ ldrthi pc, [lr], #64 @ 0x40 @ │ │ │ │ - bcc f1b648 <__read_chk@plt+0xeb6274> │ │ │ │ - bcs f1b64c <__read_chk@plt+0xeb6278> │ │ │ │ - bne f1b650 <__read_chk@plt+0xeb627c> │ │ │ │ + bcc f1b5d8 <__read_chk@plt+0xeb6204> │ │ │ │ + bcs f1b5dc <__read_chk@plt+0xeb6208> │ │ │ │ + bne f1b5e0 <__read_chk@plt+0xeb620c> │ │ │ │ @ instruction: 0xf85b447a │ │ │ │ ldrbtmi r4, [r9], #-3 │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ strhcc r5, [r8], -r8 │ │ │ │ stc2 7, cr15, [r6], {178} @ 0xb2 │ │ │ │ @@ -122841,159 +122813,159 @@ │ │ │ │ ldcge 12, cr9, [r3, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xf8df2702 │ │ │ │ @ instruction: 0xf04f69d0 │ │ │ │ @ instruction: 0xf8d40906 │ │ │ │ ldrbtmi r3, [lr], #-1492 @ 0xfffffa2c │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x0718f8d3 │ │ │ │ - @ instruction: 0xffb4f125 │ │ │ │ + @ instruction: 0xff5cf125 │ │ │ │ movtcc pc, #18644 @ 0x48d4 @ │ │ │ │ @ instruction: 0x46289015 │ │ │ │ strcs r9, [r0], #-1029 @ 0xfffffbfb │ │ │ │ @ instruction: 0xf7b09311 │ │ │ │ - blls 5dcb6c <__read_chk@plt+0x577798> │ │ │ │ + blls 5dcafc <__read_chk@plt+0x577728> │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ @ instruction: 0xf8df29a4 │ │ │ │ cmphi pc, r4, lsr #19 │ │ │ │ @ instruction: 0xf85b4479 │ │ │ │ bicsvs r2, sl, r2 │ │ │ │ - bvs fe781b98 <__read_chk@plt+0xfe71c7c4> │ │ │ │ + bvs fe781b28 <__read_chk@plt+0xfe71c754> │ │ │ │ orrsvs r6, lr, ip, lsl r2 │ │ │ │ addsvs r4, sl, #-402653184 @ 0xe8000000 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8ddeb8c │ │ │ │ + @ instruction: 0xf8ddebc4 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - @ instruction: 0xf8c8ff93 │ │ │ │ + @ instruction: 0xf8c8ff3b │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ stc2l 7, cr15, [r2, #704]! @ 0x2c0 │ │ │ │ - bls 203ff8 <__read_chk@plt+0x19ec24> │ │ │ │ + bls 203f88 <__read_chk@plt+0x19ebb4> │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ stmib r3, {r4, r5, r6, r8, fp, ip}^ │ │ │ │ - bvs fe7663d4 <__read_chk@plt+0xfe701000> │ │ │ │ + bvs fe766364 <__read_chk@plt+0xfe700f90> │ │ │ │ cmphi pc, r9, ror r4 @ │ │ │ │ teqmi sl, #-2147483609 @ 0x80000027 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - bl 1d9b1e4 <__read_chk@plt+0x1d35e10> │ │ │ │ + bl feb9b174 <__read_chk@plt+0xfeb35da0> │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - @ instruction: 0xff7af125 │ │ │ │ + @ instruction: 0xff22f125 │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf7b04628 │ │ │ │ - blls 5dcb00 <__read_chk@plt+0x57772c> │ │ │ │ + blls 5dca90 <__read_chk@plt+0x5776bc> │ │ │ │ strtmi r9, [r0], -r4, lsl #20 │ │ │ │ stmdbne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strcs lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ orrsvs r8, lr, pc, asr r1 │ │ │ │ addsvs r4, sl, #-402653184 @ 0xe8000000 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8ddeb5a │ │ │ │ + @ instruction: 0xf8ddeb92 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - @ instruction: 0xf8c8ff61 │ │ │ │ + @ instruction: 0xf8c8ff09 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ ldc2 7, cr15, [r0, #704]! @ 0x2c0 │ │ │ │ - bls 20405c <__read_chk@plt+0x19ec88> │ │ │ │ + bls 203fec <__read_chk@plt+0x19ec18> │ │ │ │ stmib r3, {r3, r5, r9, sl, lr}^ │ │ │ │ - bvs fe766434 <__read_chk@plt+0xfe701060> │ │ │ │ + bvs fe7663c4 <__read_chk@plt+0xfe700ff0> │ │ │ │ @ instruction: 0xf042815f │ │ │ │ orrsvs r0, lr, r2, lsl #5 │ │ │ │ @ instruction: 0xf7b0629a │ │ │ │ - blls 5dcab4 <__read_chk@plt+0x5776e0> │ │ │ │ - bls 203840 <__read_chk@plt+0x19e46c> │ │ │ │ + blls 5dca44 <__read_chk@plt+0x577670> │ │ │ │ + bls 2037d0 <__read_chk@plt+0x19e3fc> │ │ │ │ strcs lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ ldrbcs pc, [r4, #2257] @ 0x8d1 @ │ │ │ │ ldmne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbtmi r6, [r9], #-414 @ 0xfffffe62 │ │ │ │ @ instruction: 0x0718f8d2 │ │ │ │ teqmi sl, #630784 @ 0x9a000 │ │ │ │ andcs r6, r4, #-1610612727 @ 0xa0000009 │ │ │ │ ldrmi r8, [r3], #-346 @ 0xfffffea6 │ │ │ │ @ instruction: 0xf7ff600b │ │ │ │ strtmi pc, [r8], -pc, lsl #23 │ │ │ │ stc2 7, cr15, [r8, #704] @ 0x2c0 │ │ │ │ - bls 2040ac <__read_chk@plt+0x19ecd8> │ │ │ │ + bls 20403c <__read_chk@plt+0x19ec68> │ │ │ │ stmib r3, {r3, r5, r9, sl, lr}^ │ │ │ │ - bvs fe766484 <__read_chk@plt+0xfe7010b0> │ │ │ │ + bvs fe766414 <__read_chk@plt+0xfe701040> │ │ │ │ orrsvs r8, lr, pc, asr r1 │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf7b0629a │ │ │ │ svcls 0x0013fd7b │ │ │ │ ldmne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 1eed00 <__read_chk@plt+0x18992c> │ │ │ │ + bls 1eec90 <__read_chk@plt+0x1898bc> │ │ │ │ stmib r7, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0x61be2407 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8ddeb10 │ │ │ │ + @ instruction: 0xf8ddeb48 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - @ instruction: 0xf8dfff17 │ │ │ │ + @ instruction: 0xf8dffebf │ │ │ │ @ instruction: 0xf8c82898 │ │ │ │ ldrbtmi r0, [sl], #-0 │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ andls r4, r7, #16, 12 @ 0x1000000 │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ - @ instruction: 0xff04f125 │ │ │ │ + cdp2 1, 10, cr15, cr12, cr5, {1} │ │ │ │ @ instruction: 0xf8c89b13 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ @ instruction: 0xf7b0631f │ │ │ │ - blls 5dca10 <__read_chk@plt+0x57763c> │ │ │ │ + blls 5dc9a0 <__read_chk@plt+0x5775cc> │ │ │ │ strtmi r9, [r0], -r4, lsl #20 │ │ │ │ stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strcs lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ ldrbtmi r6, [r9], #-2714 @ 0xfffff566 │ │ │ │ andls pc, sl, r3, lsr #17 │ │ │ │ @ instruction: 0xf042619e │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8ddeae0 │ │ │ │ + @ instruction: 0xf8ddeb18 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - blls 5dd094 <__read_chk@plt+0x577cc0> │ │ │ │ + blls 5dcec4 <__read_chk@plt+0x577af0> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ tstvs pc, #40, 12 @ 0x2800000 │ │ │ │ ldc2 7, cr15, [r4, #-704]! @ 0xfffffd40 │ │ │ │ - bls 204154 <__read_chk@plt+0x19ed80> │ │ │ │ + bls 2040e4 <__read_chk@plt+0x19ed10> │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ stmib r3, {r2, r3, r5, fp, ip}^ │ │ │ │ - bvs fe766530 <__read_chk@plt+0xfe70115c> │ │ │ │ + bvs fe7664c0 <__read_chk@plt+0xfe7010ec> │ │ │ │ @ instruction: 0xf8a34479 │ │ │ │ orrsvs r9, lr, sl │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - b ff19b344 <__read_chk@plt+0xff135f70> │ │ │ │ + b fff9b2d4 <__read_chk@plt+0xfff35f00> │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - cdp2 1, 12, cr15, cr10, cr5, {1} │ │ │ │ + cdp2 1, 7, cr15, cr2, cr5, {1} │ │ │ │ @ instruction: 0xf8c89b13 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ @ instruction: 0xf7b0631f │ │ │ │ @ instruction: 0xf8ddfd17 │ │ │ │ @ instruction: 0xf8df804c │ │ │ │ - bls 1df528 <__read_chk@plt+0x17a154> │ │ │ │ + bls 1df4b8 <__read_chk@plt+0x17a0e4> │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ stmib r8, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0432407 │ │ │ │ @ instruction: 0xf8a80302 │ │ │ │ @ instruction: 0xf8c8900a │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ @ instruction: 0xf1256018 │ │ │ │ - blls 5dd024 <__read_chk@plt+0x577c50> │ │ │ │ + blls 5dce54 <__read_chk@plt+0x577a80> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ tstvs pc, #40, 12 @ 0x2800000 │ │ │ │ ldc2l 7, cr15, [ip], #704 @ 0x2c0 │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0x07c4f8df │ │ │ │ @ instruction: 0xf8d89a04 │ │ │ │ ldrbtmi r3, [r8], #-40 @ 0xffffffd8 │ │ │ │ strcs lr, [r7], #-2504 @ 0xfffff638 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ andls pc, sl, r8, lsr #17 │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ andsvs pc, r8, r8, asr #17 │ │ │ │ - cdp2 1, 9, cr15, cr4, cr5, {1} │ │ │ │ + cdp2 1, 3, cr15, cr12, cr5, {1} │ │ │ │ @ instruction: 0xf8c89b13 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ stmdaeq r8, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdaeq r1, {r6, r7, r9, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7b0631f │ │ │ │ ldmdbls r3, {r0, r2, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x378cf8df │ │ │ │ @@ -123001,21 +122973,21 @@ │ │ │ │ @ instruction: 0x0788f8df │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrbtmi r6, [r8], #-523 @ 0xfffffdf5 │ │ │ │ @ instruction: 0xf8c16a8b │ │ │ │ @ instruction: 0xf0438008 │ │ │ │ orrvs r0, lr, r4, lsl #6 │ │ │ │ smlabbls r8, fp, r2, r6 │ │ │ │ - cdp2 1, 7, cr15, cr4, cr5, {1} │ │ │ │ + cdp2 1, 1, cr15, cr12, cr5, {1} │ │ │ │ @ instruction: 0xf8df9908 │ │ │ │ @ instruction: 0xf8dd376c │ │ │ │ ldrbtmi r9, [fp], #-76 @ 0xffffffb4 │ │ │ │ ldrmi r6, [r8], -r8 │ │ │ │ @ instruction: 0xf125930b │ │ │ │ - bls 5dcf98 <__read_chk@plt+0x577bc4> │ │ │ │ + bls 5dcdc8 <__read_chk@plt+0x5779f4> │ │ │ │ @ instruction: 0xf8c99908 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ strne lr, [fp, -r2, asr #19] │ │ │ │ ldc2 7, cr15, [r4], #704 @ 0x2c0 │ │ │ │ ldrdls pc, [ip], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf8df9a04 │ │ │ │ @ instruction: 0xf8c93744 │ │ │ │ @@ -123025,30 +122997,30 @@ │ │ │ │ @ instruction: 0xf8c92002 │ │ │ │ @ instruction: 0xf8d92020 │ │ │ │ @ instruction: 0xf8c92028 │ │ │ │ @ instruction: 0xf0428008 │ │ │ │ @ instruction: 0xf8c90204 │ │ │ │ @ instruction: 0xf8c96018 │ │ │ │ movwls r2, #24616 @ 0x6028 │ │ │ │ - mcrr 7, 8, pc, r0, cr7 @ │ │ │ │ + ldcl 7, cr15, [r8], #-540 @ 0xfffffde4 │ │ │ │ tstpeq r1, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ strmi r4, [r8], -r2, lsl #13 │ │ │ │ @ instruction: 0xf10c910f │ │ │ │ - bls 5dc808 <__read_chk@plt+0x577434> │ │ │ │ + bls 5dc638 <__read_chk@plt+0x577264> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf8df9b08 │ │ │ │ stmib r2, {r2, r8, r9, sl, ip, pc}^ │ │ │ │ ldmdavs r0, {r0, r1, r3, r8, r9, sl, ip, sp}^ │ │ │ │ - bls 3aea44 <__read_chk@plt+0x349670> │ │ │ │ + bls 3ae9d4 <__read_chk@plt+0x349600> │ │ │ │ stmdbls pc, {r1, r2, r8, r9, fp, ip, pc} @ │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf04f9302 │ │ │ │ @ instruction: 0xf8cd33ff │ │ │ │ @ instruction: 0xf7879000 │ │ │ │ - blls 5d8738 <__read_chk@plt+0x573364> │ │ │ │ + blls 5d87a8 <__read_chk@plt+0x5733d4> │ │ │ │ ldmdavs fp, {r3, r5, r9, sl, lr}^ │ │ │ │ ldrvc r4, [ip], #-1107 @ 0xfffffbad │ │ │ │ ldc2l 7, cr15, [r4], #-704 @ 0xfffffd40 │ │ │ │ ldrdge pc, [ip], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0x36d0f8df │ │ │ │ @ instruction: 0xf8ca9a04 │ │ │ │ @ instruction: 0xf85b201c │ │ │ │ @@ -123057,115 +123029,115 @@ │ │ │ │ @ instruction: 0xf8ca3028 │ │ │ │ @ instruction: 0xf0438008 │ │ │ │ @ instruction: 0xf8ca0304 │ │ │ │ @ instruction: 0xf8df3028 │ │ │ │ @ instruction: 0xf8ca36b4 │ │ │ │ ldrbtmi r6, [fp], #-24 @ 0xffffffe8 │ │ │ │ ldrmi r9, [r8], -pc, lsl #6 │ │ │ │ - cdp2 1, 0, cr15, cr4, cr5, {1} │ │ │ │ + stc2 1, cr15, [ip, #148]! @ 0x94 │ │ │ │ stmdbls r8, {r0, r1, r4, r9, fp, ip, pc} │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ stmib r2, {r3, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7b0170b │ │ │ │ @ instruction: 0xf8ddfc4f │ │ │ │ - bls 205804 <__read_chk@plt+0x1a0430> │ │ │ │ + bls 205794 <__read_chk@plt+0x1a03c0> │ │ │ │ @ instruction: 0xf8ca9806 │ │ │ │ @ instruction: 0xf8df201c │ │ │ │ @ instruction: 0xf85b2688 │ │ │ │ @ instruction: 0xf8ca2002 │ │ │ │ @ instruction: 0xf8da2020 │ │ │ │ @ instruction: 0xf8ca2028 │ │ │ │ @ instruction: 0xf0428008 │ │ │ │ @ instruction: 0xf8ca0204 │ │ │ │ @ instruction: 0xf8ca6018 │ │ │ │ @ instruction: 0xf7872028 │ │ │ │ - @ instruction: 0xf100ebe0 │ │ │ │ + @ instruction: 0xf100ec18 │ │ │ │ pkhbtmi r0, r0, r1, lsl #2 │ │ │ │ tstls fp, r8, lsl #12 │ │ │ │ - stc2 1, cr15, [lr], {12} │ │ │ │ + blx fee99ace <__read_chk@plt+0xfee346fa> │ │ │ │ @ instruction: 0xf8ca9a13 │ │ │ │ - blls 25d724 <__read_chk@plt+0x1f8350> │ │ │ │ + blls 25d6b4 <__read_chk@plt+0x1f82e0> │ │ │ │ svcls 0x00086317 │ │ │ │ vqsub.s8 q11, , │ │ │ │ ldmdavs r0, {r2, r3, r4, r5, r7, r8, r9, sl, sp}^ │ │ │ │ movwls r2, #8705 @ 0x2201 │ │ │ │ stmdbls fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movwls lr, #2509 @ 0x9cd │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl ff51b550 <__read_chk@plt+0xff4b617c> │ │ │ │ + stc 7, cr15, [r8], {135} @ 0x87 │ │ │ │ @ instruction: 0x46289b13 │ │ │ │ stmdbeq r6, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r6, [r3], #-2139 @ 0xfffff7a5 │ │ │ │ @ instruction: 0xf7b0741c │ │ │ │ - blls 5dc794 <__read_chk@plt+0x5773c0> │ │ │ │ + blls 5dc724 <__read_chk@plt+0x577350> │ │ │ │ strtmi r9, [r8], -r4, lsl #20 │ │ │ │ stmib r3, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ - bvs fe766770 <__read_chk@plt+0xfe70139c> │ │ │ │ + bvs fe766700 <__read_chk@plt+0xfe70132c> │ │ │ │ @ instruction: 0xf042815c │ │ │ │ addsvs r0, sl, #536870920 @ 0x20000008 │ │ │ │ ldrbcs pc, [r4, #2257] @ 0x8d1 @ │ │ │ │ ldrtmi r6, [sl], #-414 @ 0xfffffe62 │ │ │ │ @ instruction: 0xf7b0611a │ │ │ │ - blls 5dc770 <__read_chk@plt+0x57739c> │ │ │ │ + blls 5dc700 <__read_chk@plt+0x57732c> │ │ │ │ ldrbne pc, [r8, #2271]! @ 0x8df @ │ │ │ │ - bls 1eeff4 <__read_chk@plt+0x189c20> │ │ │ │ + bls 1eef84 <__read_chk@plt+0x189bb0> │ │ │ │ strcs lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ andls pc, sl, r3, lsr #17 │ │ │ │ movwls r6, #24990 @ 0x619e │ │ │ │ - ldmib r2, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib sl, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - ldc2 1, cr15, [sl, #148] @ 0x94 │ │ │ │ + stc2l 1, cr15, [r2, #-148] @ 0xffffff6c │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf8dd9807 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - bls 5dcdec <__read_chk@plt+0x577a18> │ │ │ │ + bls 5dcc1c <__read_chk@plt+0x577848> │ │ │ │ @ instruction: 0xf8c89b06 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ tstvs r3, #593920 @ 0x91000 │ │ │ │ tstpvc r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdbls r5, {r0, r4, r7, r9, sp, lr} │ │ │ │ ldrbne pc, [r4, #2257] @ 0x8d1 @ │ │ │ │ tstvs r1, r9, lsr r4 │ │ │ │ - blx ff61b686 <__read_chk@plt+0xff5b62b2> │ │ │ │ - blls 204014 <__read_chk@plt+0x19ec40> │ │ │ │ - bvs fe52f04c <__read_chk@plt+0xfe4c9c78> │ │ │ │ + blx ff61b616 <__read_chk@plt+0xff5b6242> │ │ │ │ + blls 203fa4 <__read_chk@plt+0x19ebd0> │ │ │ │ + bvs fe52efdc <__read_chk@plt+0xfe4c9c08> │ │ │ │ strcc lr, [r7], #-2498 @ 0xfffff63e │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8df6291 │ │ │ │ @ instruction: 0xf8a21594 │ │ │ │ ldrbtmi r9, [r9], #-10 │ │ │ │ andcs r6, r5, #-2147483611 @ 0x80000025 │ │ │ │ - stmdb r2!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib sl, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - stc2l 1, cr15, [sl, #-148]! @ 0xffffff6c │ │ │ │ - blls 283c40 <__read_chk@plt+0x21e86c> │ │ │ │ + ldc2 1, cr15, [r2, #-148] @ 0xffffff6c │ │ │ │ + blls 283bd0 <__read_chk@plt+0x21e7fc> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ movwvs r9, #47109 @ 0xb805 │ │ │ │ ldrbcs pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ ldrtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf7b0610a │ │ │ │ - bls 5dc6d0 <__read_chk@plt+0x5772fc> │ │ │ │ + bls 5dc660 <__read_chk@plt+0x57728c> │ │ │ │ strtmi r9, [r0], -r4, lsl #22 │ │ │ │ stmib r2, {r0, r4, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0413407 │ │ │ │ addsvs r0, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldrbne pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ andls pc, sl, r2, lsr #17 │ │ │ │ orrsvs r4, r6, r9, ror r4 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8dde940 │ │ │ │ + @ instruction: 0xf8dde978 │ │ │ │ @ instruction: 0xf125804c │ │ │ │ - bls 5dcd54 <__read_chk@plt+0x577980> │ │ │ │ + bls 5dcb84 <__read_chk@plt+0x5777b0> │ │ │ │ @ instruction: 0xf8c89b06 │ │ │ │ stmdals r5, {r2} │ │ │ │ ldrbne pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ @ instruction: 0xf5016313 │ │ │ │ - bl 13424c <__read_chk@plt+0xcee78> │ │ │ │ + bl 1341dc <__read_chk@plt+0xcee08> │ │ │ │ @ instruction: 0xf8c20c07 │ │ │ │ @ instruction: 0xf8dac010 │ │ │ │ ldmdavs r2, {r2, r3, r6, r7, r9, sp} │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ ldrcs pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dd46a9 │ │ │ │ @ instruction: 0xf85b8020 │ │ │ │ @@ -123181,37 +123153,37 @@ │ │ │ │ @ instruction: 0xf10b6b04 │ │ │ │ stmibpl r8, {r0, r8, r9, fp}^ │ │ │ │ @ instruction: 0x632b62ec │ │ │ │ ldc2 7, cr15, [r0], {255} @ 0xff │ │ │ │ sbccs pc, ip, #14286848 @ 0xda0000 │ │ │ │ ldrtmi r6, [sl], #-104 @ 0xffffff98 │ │ │ │ tstlt sl, #5373952 @ 0x520000 │ │ │ │ - b 14af1cc <__read_chk@plt+0x1449df8> │ │ │ │ + b 14af15c <__read_chk@plt+0x1449d88> │ │ │ │ @ instruction: 0xf7b0078b │ │ │ │ vldrls d15, [r3, #-372] @ 0xfffffe8c │ │ │ │ tstpeq r6, #79 @ p-variant is OBSOLETE @ 0x4f │ │ │ │ - blls 1fde68 <__read_chk@plt+0x198a94> │ │ │ │ - blls 27606c <__read_chk@plt+0x210c98> │ │ │ │ + blls 1fddf8 <__read_chk@plt+0x198a24> │ │ │ │ + blls 275ffc <__read_chk@plt+0x210c28> │ │ │ │ @ instruction: 0xf8c5622b │ │ │ │ @ instruction: 0xf1bb8018 │ │ │ │ bicsle r0, fp, r0, lsl #30 │ │ │ │ andcs r2, r5, #8, 2 │ │ │ │ ldrbmi r8, [r8], -r9, lsr #2 │ │ │ │ @ instruction: 0xf787990b │ │ │ │ - ldcls 8, cr14, [r3], {234} @ 0xea │ │ │ │ - ldc2l 1, cr15, [r2], #148 @ 0x94 │ │ │ │ + @ instruction: 0x9c13e922 │ │ │ │ + ldc2 1, cr15, [sl], {37} @ 0x25 │ │ │ │ ldcls 0, cr6, [r3], {32} │ │ │ │ - bvs fe92f17c <__read_chk@plt+0xfe8c9da8> │ │ │ │ + bvs fe92f10c <__read_chk@plt+0xfe8c9d38> │ │ │ │ msreq CPSR_s, r1, asr #32 │ │ │ │ strb r6, [r9, r1, lsr #5] │ │ │ │ ldrsbtlt pc, [ip], -sp @ │ │ │ │ strtmi r4, [r8], -sp, asr #12 │ │ │ │ - beq 119a38 <__read_chk@plt+0xb4664> │ │ │ │ - blx e9b7c2 <__read_chk@plt+0xe363ee> │ │ │ │ - bls 204550 <__read_chk@plt+0x19f17c> │ │ │ │ + beq 1199c8 <__read_chk@plt+0xb45f4> │ │ │ │ + blx e9b752 <__read_chk@plt+0xe3637e> │ │ │ │ + bls 2044e0 <__read_chk@plt+0x19f10c> │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ bicsvs r4, sl, r4, ror r4 │ │ │ │ ldrbtmi r6, [ip], #-2714 @ 0xfffff566 │ │ │ │ andge pc, sl, r3, lsr #17 │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf8df629a │ │ │ │ @ instruction: 0xf8c32464 │ │ │ │ @@ -123221,308 +123193,308 @@ │ │ │ │ ldrbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ @ instruction: 0x46501454 │ │ │ │ andge pc, sl, r6, lsr #17 │ │ │ │ @ instruction: 0xf85b4479 │ │ │ │ stmib r6, {r0, r1, pc}^ │ │ │ │ @ instruction: 0x61b48a07 │ │ │ │ - ldm r0!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1259f13 │ │ │ │ - ldrhtvs pc, [r8], -r9 @ │ │ │ │ + eorsvs pc, r8, r1, ror #24 │ │ │ │ @ instruction: 0xf8df9f13 │ │ │ │ - bvs fef9ea2c <__read_chk@plt+0xfef39658> │ │ │ │ + bvs fef9e9bc <__read_chk@plt+0xfef395e8> │ │ │ │ vst3.16 {d20-d22}, [r3 :256], r8 │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - stc2 1, cr15, [ip], #148 @ 0x94 │ │ │ │ - bls 5c4584 <__read_chk@plt+0x55f1b0> │ │ │ │ + mrrc2 1, 2, pc, r4, cr5 @ │ │ │ │ + bls 5c4514 <__read_chk@plt+0x55f140> │ │ │ │ vqadd.s8 q11, , q12 │ │ │ │ @ instruction: 0xf8d37734 │ │ │ │ @ instruction: 0x462835d4 │ │ │ │ ldrtmi r6, [fp], #-790 @ 0xfffffcea │ │ │ │ @ instruction: 0xf7b06113 │ │ │ │ - blls 5dc554 <__read_chk@plt+0x577180> │ │ │ │ + blls 5dc4e4 <__read_chk@plt+0x577110> │ │ │ │ strne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ - bvs fe76f2d0 <__read_chk@plt+0xfe709efc> │ │ │ │ + bvs fe76f260 <__read_chk@plt+0xfe709e8c> │ │ │ │ orrsvs r4, ip, r9, ror r4 │ │ │ │ - bhi 2d80a4 <__read_chk@plt+0x272cd0> │ │ │ │ + bhi 2d8034 <__read_chk@plt+0x272c60> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf04f629a │ │ │ │ cmphi sl, r6, lsl #4 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8dde882 │ │ │ │ + @ instruction: 0xf8dde8ba │ │ │ │ @ instruction: 0xf125904c │ │ │ │ - blls 25cbd8 <__read_chk@plt+0x1f7804> │ │ │ │ + blls 25ca08 <__read_chk@plt+0x1f7634> │ │ │ │ @ instruction: 0xf8c99a13 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrtmi r6, [fp], #-790 @ 0xfffffcea │ │ │ │ @ instruction: 0xf7b06113 │ │ │ │ - blls 5dc510 <__read_chk@plt+0x57713c> │ │ │ │ + blls 5dc4a0 <__read_chk@plt+0x5770cc> │ │ │ │ andeq pc, r6, #79 @ 0x4f │ │ │ │ @ instruction: 0x465049f0 │ │ │ │ ldrbtmi r8, [r9], #-346 @ 0xfffffea6 │ │ │ │ @ instruction: 0x619c6a9a │ │ │ │ - bhi 2d80ec <__read_chk@plt+0x272d18> │ │ │ │ + bhi 2d807c <__read_chk@plt+0x272ca8> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - stmda r0!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdls pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - stc2l 1, cr15, [r8], #-148 @ 0xffffff6c │ │ │ │ - bls 5c460c <__read_chk@plt+0x55f238> │ │ │ │ + ldc2 1, cr15, [r0], {37} @ 0x25 │ │ │ │ + bls 5c459c <__read_chk@plt+0x55f1c8> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf8d34628 │ │ │ │ tstvs r6, #212, 10 @ 0x35000000 │ │ │ │ tstvs r3, fp, lsr r4 │ │ │ │ - blx fed1b8cc <__read_chk@plt+0xfecb64f8> │ │ │ │ + blx fed1b85c <__read_chk@plt+0xfecb6488> │ │ │ │ @ instruction: 0xf04f9b13 │ │ │ │ stmibmi r1!, {r1, r2, r9}^ │ │ │ │ cmphi sl, r0, asr r6 │ │ │ │ - bvs fe76ec00 <__read_chk@plt+0xfe70982c> │ │ │ │ + bvs fe76eb90 <__read_chk@plt+0xfe7097bc> │ │ │ │ stmib r3, {r2, r3, r4, r7, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf0428a07 │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf7872205 │ │ │ │ - @ instruction: 0xf8dde840 │ │ │ │ + @ instruction: 0xf8dde878 │ │ │ │ @ instruction: 0xf125904c │ │ │ │ - blls 25cb54 <__read_chk@plt+0x1f7780> │ │ │ │ + blls 25c984 <__read_chk@plt+0x1f75b0> │ │ │ │ @ instruction: 0xf8c99a13 │ │ │ │ strtmi r0, [r8], -r4 │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrtmi r6, [fp], #-790 @ 0xfffffcea │ │ │ │ @ instruction: 0xf7b06113 │ │ │ │ - blls 5dc48c <__read_chk@plt+0x5770b8> │ │ │ │ + blls 5dc41c <__read_chk@plt+0x577048> │ │ │ │ andeq pc, r6, #79 @ 0x4f │ │ │ │ @ instruction: 0x465049d1 │ │ │ │ ldrbtmi r8, [r9], #-346 @ 0xfffffea6 │ │ │ │ @ instruction: 0x619c6a9a │ │ │ │ - bhi 2d8170 <__read_chk@plt+0x272d9c> │ │ │ │ + bhi 2d8100 <__read_chk@plt+0x272d2c> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - ldmda lr, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r6, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdls pc, [ip], #-141 @ 0xffffff73 │ │ │ │ - stc2 1, cr15, [r6], #-148 @ 0xffffff6c │ │ │ │ - bls 5c4690 <__read_chk@plt+0x55f2bc> │ │ │ │ + blx ff499e9e <__read_chk@plt+0xff434aca> │ │ │ │ + bls 5c4620 <__read_chk@plt+0x55f24c> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf8d34628 │ │ │ │ tstvs r6, #212, 10 @ 0x35000000 │ │ │ │ tstvs r3, fp, lsr r4 │ │ │ │ - blx 1c9b950 <__read_chk@plt+0x1c3657c> │ │ │ │ + blx 1c9b8e0 <__read_chk@plt+0x1c3650c> │ │ │ │ @ instruction: 0xf04f9b13 │ │ │ │ stmibmi r2, {r1, r2, r9}^ │ │ │ │ cmphi sl, r0, asr r6 │ │ │ │ - bvs fe76ec84 <__read_chk@plt+0xfe7098b0> │ │ │ │ + bvs fe76ec14 <__read_chk@plt+0xfe709840> │ │ │ │ stmdami r6, {r0, r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ eorge pc, r0, r3, asr #17 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ andcs r6, r5, #-1610612727 @ 0xa0000009 │ │ │ │ - svc 0x00fcf786 │ │ │ │ + ldmda r4!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1259c13 │ │ │ │ - blls 25cad0 <__read_chk@plt+0x1f76fc> │ │ │ │ + blls 25c900 <__read_chk@plt+0x1f752c> │ │ │ │ rsbvs r9, r0, r3, lsl sl │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldmibne r9, {r1, r2, r4, r8, r9, sp, lr}^ │ │ │ │ - bls 435f10 <__read_chk@plt+0x3d0b3c> │ │ │ │ - bcs 101eec <__read_chk@plt+0x9cb18> │ │ │ │ + bls 435ea0 <__read_chk@plt+0x3d0acc> │ │ │ │ + bcs 101e7c <__read_chk@plt+0x9caa8> │ │ │ │ sbchi pc, r5, r0, asr #32 │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0x4744f8d3 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r3!, {r1, r3, r4, r6, r7, pc} │ │ │ │ suble r2, r9, r0, lsl #22 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf7b00a16 │ │ │ │ - blls 5dc3e8 <__read_chk@plt+0x577014> │ │ │ │ + blls 5dc378 <__read_chk@plt+0x576fa4> │ │ │ │ andcs r4, r0, fp, lsr #21 │ │ │ │ @ instruction: 0xf8c349ab │ │ │ │ ldrbtmi r8, [r9], #-28 @ 0xffffffe4 │ │ │ │ andls pc, r2, fp, asr r8 @ │ │ │ │ - bmi feb2f5b4 <__read_chk@plt+0xfeaca1e0> │ │ │ │ + bmi feb2f544 <__read_chk@plt+0xfeaca170> │ │ │ │ eorls pc, r0, r3, asr #17 │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ vsubl.s8 q9, d0, d8 │ │ │ │ addsvs r0, sl, r6, lsl r2 │ │ │ │ - @ instruction: 0xf7862205 │ │ │ │ - svcls 0x0013efc8 │ │ │ │ - blx ff519fba <__read_chk@plt+0xff4b4be6> │ │ │ │ + @ instruction: 0xf7872205 │ │ │ │ + svcls 0x0013e800 │ │ │ │ + blx 1f19f4a <__read_chk@plt+0x1eb4b76> │ │ │ │ @ instruction: 0xf8cd4ba2 │ │ │ │ eorsvs r8, r8, r8, lsl r0 │ │ │ │ svcls 0x0013447b │ │ │ │ ldrtmi r9, [r8], sl, lsl #26 │ │ │ │ - bvs fef42748 <__read_chk@plt+0xfeedd374> │ │ │ │ + bvs fef426d8 <__read_chk@plt+0xfeedd304> │ │ │ │ msreq CPSR_s, r1, asr #32 │ │ │ │ @ instruction: 0xe00c62b9 │ │ │ │ @ instruction: 0xf7b04658 │ │ │ │ @ instruction: 0xf8ddfa13 │ │ │ │ - blls 27dc7c <__read_chk@plt+0x2188a8> │ │ │ │ + blls 27dc0c <__read_chk@plt+0x218838> │ │ │ │ stmdbcc r7, {r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8a89b04 │ │ │ │ @ instruction: 0xf8c8a00a │ │ │ │ - blls 2a9bbc <__read_chk@plt+0x2447e8> │ │ │ │ + blls 2a9b4c <__read_chk@plt+0x244778> │ │ │ │ @ instruction: 0xf8c86820 │ │ │ │ strcc r5, [r1, #-20] @ 0xffffffec │ │ │ │ andscc pc, r0, r8, asr #17 │ │ │ │ strvc lr, [fp], -r8, asr #19 │ │ │ │ - blx a9bb6e <__read_chk@plt+0xa3679a> │ │ │ │ + blx a9bafe <__read_chk@plt+0xa3672a> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ svccc 0x0004f854 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ strcs r9, [r0], #-3849 @ 0xfffff0f7 │ │ │ │ strtmi r9, [r1], -lr, lsl #22 │ │ │ │ tstls r9, #56, 12 @ 0x3800000 │ │ │ │ ldcge 4, cr9, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldrmi lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf7b5941a │ │ │ │ stmibmi r7, {r0, r2, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ andsls r2, r4, r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - svc 0x0084f786 │ │ │ │ + svc 0x00bcf786 │ │ │ │ strmi r4, [r6], -r4, lsl #19 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7864620 │ │ │ │ - bls 3199ac <__read_chk@plt+0x2b45d8> │ │ │ │ + bls 319a1c <__read_chk@plt+0x2b4648> │ │ │ │ ldrtmi r9, [r3], -r0 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ - blx e1ba86 <__read_chk@plt+0xdb66b2> │ │ │ │ + blx e1ba16 <__read_chk@plt+0xdb6642> │ │ │ │ subsle r2, r8, r1, lsl #16 │ │ │ │ @ instruction: 0xd123280a │ │ │ │ @ instruction: 0x46229914 │ │ │ │ @ instruction: 0xf7b59809 │ │ │ │ vstrls d15, [r5, #-764] @ 0xfffffd04 │ │ │ │ andcs r9, r1, #12, 28 @ 0xc0 │ │ │ │ addcs r9, r6, r1, lsl fp │ │ │ │ movtcc pc, #18629 @ 0x48c5 @ │ │ │ │ ldmdbls r5, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ strtmi r9, [r3], -r0, lsl #6 │ │ │ │ - blx 999db4 <__read_chk@plt+0x9349e0> │ │ │ │ + blx 999d44 <__read_chk@plt+0x934970> │ │ │ │ movteq pc, #18645 @ 0x48d5 @ │ │ │ │ stc2l 1, cr15, [r6], {4} │ │ │ │ @ instruction: 0x46016833 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ strtmi r2, [r3], -r8, lsl #1 │ │ │ │ - blx 699dcc <__read_chk@plt+0x6349f8> │ │ │ │ + blx 699d5c <__read_chk@plt+0x634988> │ │ │ │ tstlt sl, r0, lsl sl │ │ │ │ vacgt.f32 d23, d4, d3 │ │ │ │ ldrvc r0, [r3], -r1, asr #6 │ │ │ │ andcs r4, r0, #107520 @ 0x1a400 │ │ │ │ ldmdbge r4, {r0, r3, fp, ip, pc} │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ ldc2 7, cr15, [r6, #-724] @ 0xfffffd2c │ │ │ │ - @ instruction: 0xf10ca815 │ │ │ │ - bmi 1a5bc48 <__read_chk@plt+0x19f6874> │ │ │ │ + @ instruction: 0xf10ba815 │ │ │ │ + bmi 1a5da78 <__read_chk@plt+0x19f86a4> │ │ │ │ ldrbtmi r4, [sl], #-2866 @ 0xfffff4ce │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, sp, sl, asr r1 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #1556480 @ 0x17c000 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ - svc 0x002ef786 │ │ │ │ + svc 0x0066f786 │ │ │ │ strmi r2, [r3], -r7, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ cdp2 0, 1, cr15, cr0, cr5, {1} │ │ │ │ - bls 417bf4 <__read_chk@plt+0x3b2820> │ │ │ │ + bls 417b84 <__read_chk@plt+0x3b27b0> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldmdblt sl!, {r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0x4748f8d3 │ │ │ │ movwcs lr, #5942 @ 0x1736 │ │ │ │ - blls 3828ac <__read_chk@plt+0x31d4d8> │ │ │ │ + blls 38283c <__read_chk@plt+0x31d468> │ │ │ │ @ instruction: 0xf7ff9310 │ │ │ │ - blls 40ca00 <__read_chk@plt+0x3a762c> │ │ │ │ + blls 40c990 <__read_chk@plt+0x3a75bc> │ │ │ │ stmdals r9, {r1, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf06d6819 │ │ │ │ strb pc, [r5, r3, ror #29] @ │ │ │ │ smmlsmi r0, r3, r8, pc @ │ │ │ │ movwcs lr, #5926 @ 0x1726 │ │ │ │ @ instruction: 0xf7ff930e │ │ │ │ @ instruction: 0x4628bb53 │ │ │ │ @ instruction: 0xf968f7b0 │ │ │ │ - bmi 11448ec <__read_chk@plt+0x10df518> │ │ │ │ + bmi 114487c <__read_chk@plt+0x10df4a8> │ │ │ │ stmdbmi r9, {r5, r9, sl, lr}^ │ │ │ │ andshi pc, ip, r3, asr #17 │ │ │ │ @ instruction: 0xf85b4479 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ @ instruction: 0xf0426a9a │ │ │ │ addsvs r0, sl, #4, 4 @ 0x40000000 │ │ │ │ ldrbtmi r4, [sl], #-2628 @ 0xfffff5bc │ │ │ │ andcs r6, r8, #-2147483610 @ 0x80000026 │ │ │ │ andseq pc, r6, #192, 4 │ │ │ │ andcs r6, r5, #154 @ 0x9a │ │ │ │ - cdp 7, 15, cr15, cr0, cr6, {4} │ │ │ │ + svc 0x0028f786 │ │ │ │ @ instruction: 0xf1259d13 │ │ │ │ - blls 2dc8b8 <__read_chk@plt+0x2774e4> │ │ │ │ + blls 2dc6e8 <__read_chk@plt+0x277314> │ │ │ │ ldcls 0, cr6, [r3, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0x632e483d │ │ │ │ smcvs 50248 @ 0xc448 │ │ │ │ rscvs r6, sp, #-1073741814 @ 0xc000000a │ │ │ │ - blx ffc9a17c <__read_chk@plt+0xffc34da8> │ │ │ │ + blx fe69a10c <__read_chk@plt+0xfe634d38> │ │ │ │ strb r6, [r7, -r8, rrx] │ │ │ │ @ instruction: 0xf06e9810 │ │ │ │ ldr pc, [sl, pc, ror #30] │ │ │ │ - cdp 7, 6, cr15, cr2, cr6, {4} │ │ │ │ + cdp 7, 9, cr15, cr10, cr6, {4} │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r1, [r4], -r6 │ │ │ │ - eorseq r1, r4, lr, asr #11 │ │ │ │ + eorseq r1, r4, r6, asr #12 │ │ │ │ + eorseq r1, r4, lr, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r7, r1, r8, ror #31 │ │ │ │ - eoreq r3, r0, sl, ror r4 │ │ │ │ + strdeq r7, [r1], -ip @ │ │ │ │ + eoreq r3, r0, lr, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0xfffff9f7 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - @ instruction: 0x001824d0 │ │ │ │ - @ instruction: 0x001824d0 │ │ │ │ - @ instruction: 0x001824da │ │ │ │ - eorseq r0, sl, r2, lsl #12 │ │ │ │ - andseq r2, r8, r8, ror r4 │ │ │ │ - eoreq lr, ip, r2, lsr #9 │ │ │ │ - andseq r2, r8, r6, asr r4 │ │ │ │ - andseq r2, r8, r4, ror #8 │ │ │ │ - andseq r2, r8, r4, ror r4 │ │ │ │ - andseq r2, r8, r6, lsl #9 │ │ │ │ + andseq r2, r8, r4, ror #7 │ │ │ │ + andseq r2, r8, r4, ror #7 │ │ │ │ + andseq r2, r8, lr, ror #7 │ │ │ │ + eorseq r0, sl, r2, ror r6 │ │ │ │ + andseq r2, r8, ip, lsl #7 │ │ │ │ + eoreq lr, ip, r6, lsr #7 │ │ │ │ + andseq r2, r8, sl, ror #6 │ │ │ │ + andseq r2, r8, r8, ror r3 │ │ │ │ + andseq r2, r8, r8, lsl #7 │ │ │ │ + mulseq r8, sl, r3 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ - andseq r2, r8, r6, ror r4 │ │ │ │ - andseq r2, r8, r6, asr #3 │ │ │ │ - eorseq r6, r6, sl, lsl #6 │ │ │ │ + andseq r2, r8, sl, lsl #7 │ │ │ │ + ldrsbeq r2, [r8], -sl │ │ │ │ + eorseq r6, r6, sl, ror r3 │ │ │ │ andeq r1, r0, ip, ror #13 │ │ │ │ - andseq lr, r6, r8, ror r5 │ │ │ │ + andseq lr, r6, r0, asr #9 │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ - andseq r2, r8, lr, lsl #2 │ │ │ │ + andseq r2, r8, r2, lsr #32 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ - @ instruction: 0x001822d0 │ │ │ │ - andseq r2, r8, sl, lsl #5 │ │ │ │ - andseq r2, r8, r8, lsl #5 │ │ │ │ + andseq r2, r8, r4, ror #3 │ │ │ │ + mulseq r8, lr, r1 │ │ │ │ + mulseq r8, ip, r1 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - andseq r2, r8, lr, ror #4 │ │ │ │ + andseq r2, r8, r2, lsl #3 │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ @ instruction: 0xfffff423 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x001821b8 │ │ │ │ - eoreq sp, ip, r4, ror #31 │ │ │ │ - andseq r2, r8, r8, lsl #3 │ │ │ │ - andseq r2, r8, sl, lsl #3 │ │ │ │ - mulseq r8, r4, r1 │ │ │ │ - mulseq r8, lr, r1 │ │ │ │ - andseq r2, r8, r0, lsr #3 │ │ │ │ + andseq r2, r8, ip, asr #1 │ │ │ │ + eoreq sp, ip, r8, ror #29 │ │ │ │ + mulseq r8, ip, r0 │ │ │ │ + mulseq r8, lr, r0 │ │ │ │ + andseq r2, r8, r8, lsr #1 │ │ │ │ + ldrheq r2, [r8], -r2 @ │ │ │ │ + ldrheq r2, [r8], -r4 │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ - andseq r1, r8, r6, ror #31 │ │ │ │ + @ instruction: 0x00181efa │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ - andseq r2, r8, sl, ror #1 │ │ │ │ - andseq r2, r8, lr, ror #1 │ │ │ │ - eorseq pc, r9, r4, lsr #28 │ │ │ │ - eorseq r0, r4, r6, asr ip │ │ │ │ - @ instruction: 0x00181bd6 │ │ │ │ - andseq r1, r8, ip, lsr lr │ │ │ │ + @ instruction: 0x00181ffe │ │ │ │ + andseq r2, r8, r2 │ │ │ │ + mlaseq r9, r4, lr, pc @ │ │ │ │ + eorseq r0, r4, r6, asr #25 │ │ │ │ + andseq r1, r8, sl, ror #21 │ │ │ │ + andseq r1, r8, r0, asr sp │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ - eoreq sp, ip, r4, ror #24 │ │ │ │ + eoreq sp, ip, r8, ror #22 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 199294 <__read_chk@plt+0x133ec0> │ │ │ │ + blhi 199224 <__read_chk@plt+0x133e50> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 9, cr15, cr8, cr12, {6} │ │ │ │ strbtpl pc, [r8], #2271 @ 0x8df @ │ │ │ │ @@ -123536,15 +123508,15 @@ │ │ │ │ @ instruction: 0xf04f6034 │ │ │ │ mcrrge 4, 0, r0, lr, cr0 │ │ │ │ streq pc, [r0], -pc, asr #32 │ │ │ │ stmdb r4, {r0, r1, r2, r3, r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0xf8df6635 │ │ │ │ ldrbtmi r6, [lr], #-1216 @ 0xfffffb40 │ │ │ │ adcshi pc, r9, r0 │ │ │ │ - bcs ef68c <__read_chk@plt+0x8a2b8> │ │ │ │ + bcs ef61c <__read_chk@plt+0x8a248> │ │ │ │ ldmdavs r2, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ ldmdbvs r0, {r1, r7, r9, sl, lr} │ │ │ │ suble r2, r8, r0, lsl #16 │ │ │ │ strtcc pc, [r4], #2271 @ 0x8df │ │ │ │ ldmpl r3!, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @@ -123577,124 +123549,124 @@ │ │ │ │ movwls r6, #51651 @ 0xc9c3 │ │ │ │ @ instruction: 0xf8dfe7db │ │ │ │ ldrbtmi r0, [r8], #-1076 @ 0xfffffbcc │ │ │ │ ldc2l 0, cr15, [r0, #644]! @ 0x284 │ │ │ │ strtne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - strcs lr, [r0, -sl, ror #27] │ │ │ │ + strcs lr, [r0, -r2, lsr #28] │ │ │ │ strtcs pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ tstppl r4, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r3, [sl], #-308 @ 0xfffffecc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ subhi pc, sl, r1, asr #32 │ │ │ │ @ instruction: 0xf50d4638 │ │ │ │ andlt r5, pc, r4, lsl #26 │ │ │ │ - blhi 1991fc <__read_chk@plt+0x133e28> │ │ │ │ + blhi 19918c <__read_chk@plt+0x133db8> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ mvncs pc, #64, 4 │ │ │ │ @ instruction: 0xf040429f │ │ │ │ stmdbvs r3, {r0, r1, r2, r3, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs r2, {r0, r3, r4, r5, r6, r7, r9, pc}^ │ │ │ │ eorne pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf50a822f │ │ │ │ @ instruction: 0xf8d85840 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf1000718 │ │ │ │ - blx fed1c284 <__read_chk@plt+0xfecb6eb0> │ │ │ │ + blx fed1c214 <__read_chk@plt+0xfecb6e40> │ │ │ │ ldmdbeq fp, {r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ stmdavs fp!, {r0, r1, r4, r8, r9, ip, pc} │ │ │ │ - bmi ffc783ac <__read_chk@plt+0xffc12fd8> │ │ │ │ + bmi ffc7833c <__read_chk@plt+0xffc12f68> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ mrc2 7, 2, pc, cr4, cr1, {5} │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ - blls 412658 <__read_chk@plt+0x3ad284> │ │ │ │ + blls 4125e8 <__read_chk@plt+0x3ad214> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 3febac <__read_chk@plt+0x3997d8> │ │ │ │ + blls 3feb3c <__read_chk@plt+0x399768> │ │ │ │ stmdbeq r9, {r0, r1, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ msrhi CPSR_sc, #64 @ 0x40 │ │ │ │ - bleq 1f1a3b4 <__read_chk@plt+0x1eb4fe0> │ │ │ │ + bleq 1f1a344 <__read_chk@plt+0x1eb4f70> │ │ │ │ stmdapl r0, {r1, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ movwls sl, #56118 @ 0xdb36 │ │ │ │ andcs r4, r5, #3653632 @ 0x37c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip, #536] @ 0x218 │ │ │ │ + stcl 7, cr15, [r4, #536] @ 0x218 │ │ │ │ @ instruction: 0x46012250 │ │ │ │ @ instruction: 0xf787980d │ │ │ │ - movwcs lr, #2184 @ 0x888 │ │ │ │ + movwcs lr, #2240 @ 0x8c0 │ │ │ │ ldccc 8, cr15, [r0], {4} │ │ │ │ @ instruction: 0xf7fee02a │ │ │ │ strmi pc, [r7], -pc, asr #29 │ │ │ │ ldmibmi r7, {r1, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8042200 │ │ │ │ ldrbtmi r2, [r9], #-3084 @ 0xfffff3f4 │ │ │ │ mcr2 7, 1, pc, cr0, cr1, {5} @ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ - blls 4125f0 <__read_chk@plt+0x3ad21c> │ │ │ │ + blls 412580 <__read_chk@plt+0x3ad1ac> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r5, r6, r7, r9, sl, pc} │ │ │ │ - blcs f813c <__read_chk@plt+0x92d68> │ │ │ │ + blcs f80cc <__read_chk@plt+0x92cf8> │ │ │ │ strbthi pc, [r0], r0 @ │ │ │ │ andcs r4, r5, #3375104 @ 0x338000 │ │ │ │ - bleq 1f1a410 <__read_chk@plt+0x1eb503c> │ │ │ │ + bleq 1f1a3a0 <__read_chk@plt+0x1eb4fcc> │ │ │ │ stmdapl r0, {r1, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - blge e99578 <__read_chk@plt+0xe341a4> │ │ │ │ + blge e995e8 <__read_chk@plt+0xe34214> │ │ │ │ subscs r4, r0, #1048576 @ 0x100000 │ │ │ │ movwls r4, #54808 @ 0xd618 │ │ │ │ - ldmda ip, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldcvc 8, cr15, [r0], {4} │ │ │ │ tstls r3, #0, 6 │ │ │ │ orrpl pc, r9, #54525952 @ 0x3400000 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ tstls r5, #24, 6 @ 0x60000000 │ │ │ │ - blhi fee19688 <__read_chk@plt+0xfedb42b4> │ │ │ │ + blhi fee19618 <__read_chk@plt+0xfedb4244> │ │ │ │ stcls 8, cr15, [r8], {3} │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ subls pc, r8, sp, asr #17 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ ldrbtmi r4, [fp], #-3004 @ 0xfffff444 │ │ │ │ @ instruction: 0xf50d9310 │ │ │ │ tstcc r0, #603979778 @ 0x24000002 │ │ │ │ - blge 7c2c74 <__read_chk@plt+0x75d8a0> │ │ │ │ - blls 402c6c <__read_chk@plt+0x39d898> │ │ │ │ + blge 7c2c04 <__read_chk@plt+0x75d830> │ │ │ │ + blls 402bfc <__read_chk@plt+0x39d828> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r7, r8, pc} │ │ │ │ - blcs f81ac <__read_chk@plt+0x92dd8> │ │ │ │ + blcs f813c <__read_chk@plt+0x92d68> │ │ │ │ @ instruction: 0x81a6f000 │ │ │ │ @ instruction: 0xf8449b10 │ │ │ │ - blls 56d32c <__read_chk@plt+0x507f58> │ │ │ │ - blhi 11967c <__read_chk@plt+0xb42a8> │ │ │ │ + blls 56d2bc <__read_chk@plt+0x507ee8> │ │ │ │ + blhi 11960c <__read_chk@plt+0xb4238> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fecfe700 <__read_chk@plt+0xfec9932c> │ │ │ │ + blmi fecfe690 <__read_chk@plt+0xfec992bc> │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf8d83cb4 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldccc 8, cr15, [r0], #272 @ 0x110 │ │ │ │ submi r2, r9, #64, 6 │ │ │ │ stclcc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ movwls r4, #5723 @ 0x165b │ │ │ │ - blls 46687c <__read_chk@plt+0x4014a8> │ │ │ │ + blls 46680c <__read_chk@plt+0x401438> │ │ │ │ movwls lr, #10701 @ 0x29cd │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf1079811 │ │ │ │ - stmdacs r5, {r0, r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r5, {r0, r1, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movwge sp, #10447 @ 0x28cf │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ @ instruction: 0xffffff97 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ @@ -123707,52 +123679,52 @@ │ │ │ │ eorne pc, r2, r3, asr r8 @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf50a815f │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ @ instruction: 0xf0ff0718 │ │ │ │ - blx fed1e0e0 <__read_chk@plt+0xfecb8d0c> │ │ │ │ + blx fed1e070 <__read_chk@plt+0xfecb8c9c> │ │ │ │ ldmdbeq fp, {r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ svcls 0x000c9313 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf787fab7 │ │ │ │ ldrbne lr, [r7, -pc, asr #20] │ │ │ │ strcs fp, [r0, -r8, lsl #30] │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ - blls 3fe7fc <__read_chk@plt+0x399428> │ │ │ │ + blls 3fe78c <__read_chk@plt+0x3993b8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r7, r9, sl, pc} │ │ │ │ ldmdbvc r0, {r1, r3, r4, r8, fp, sp, lr} │ │ │ │ subeq pc, r0, r0, lsl r0 @ │ │ │ │ andhi pc, r0, #0 │ │ │ │ @ instruction: 0xf10d695b │ │ │ │ - bls 3e0680 <__read_chk@plt+0x37b2ac> │ │ │ │ + bls 3e0610 <__read_chk@plt+0x37b23c> │ │ │ │ @ instruction: 0xf8524649 │ │ │ │ - bge 69e1b4 <__read_chk@plt+0x638de0> │ │ │ │ + bge 69e144 <__read_chk@plt+0x638d70> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ strls r7, [r0, -r1, lsl #14] │ │ │ │ @ instruction: 0xf0709212 │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - @ instruction: 0xf854ecb6 │ │ │ │ + @ instruction: 0xf854ecee │ │ │ │ ldmdavc sl, {r5, r6, r7, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf854b932 │ │ │ │ ldmdavc sl, {r2, r3, r4, r6, r7, sl, fp, ip, sp} │ │ │ │ - blmi 1dcc59c <__read_chk@plt+0x1d671c8> │ │ │ │ + blmi 1dcc52c <__read_chk@plt+0x1d67158> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0x4618ab36 │ │ │ │ cmpcs r1, #872415232 @ 0x34000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - cdp 7, 11, cr15, cr4, cr6, {4} │ │ │ │ + cdp 7, 14, cr15, cr12, cr6, {4} │ │ │ │ @ instruction: 0xf10b4648 │ │ │ │ - ldmdals r2, {r0, r1, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - stc2l 1, cr15, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + ldmdals r2, {r0, r1, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2 1, cr15, [r8, #-44] @ 0xffffffd4 │ │ │ │ strbpl pc, [r0, -sl, lsl #10] @ │ │ │ │ @ instruction: 0xf04f4b69 │ │ │ │ @ instruction: 0xf8040800 │ │ │ │ rsbcs r8, lr, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xf897980d │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf8870104 │ │ │ │ @@ -123760,15 +123732,15 @@ │ │ │ │ strdls r5, [r0, -r3] │ │ │ │ movwls r4, #54801 @ 0xd611 │ │ │ │ @ instruction: 0xff20f001 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ ldmdbmi pc, {r0, r1, r2, r3, r4, r6, r7, r8, pc}^ @ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - andcs lr, r3, #124, 24 @ 0x7c00 │ │ │ │ + andcs lr, r3, #180, 24 @ 0xb400 │ │ │ │ strbmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0252004 │ │ │ │ pkhtb pc, sl, sp, asr #22 @ │ │ │ │ @ instruction: 0xf0839b12 │ │ │ │ tstls r2, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf1b9e731 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @@ -123777,33 +123749,33 @@ │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf0439811 │ │ │ │ @ instruction: 0xf8880310 │ │ │ │ @ instruction: 0xf0ec30f4 │ │ │ │ stmdbmi pc, {r0, r5, r7, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - subscs lr, r0, #23040 @ 0x5a00 │ │ │ │ + subscs lr, r0, #37376 @ 0x9200 │ │ │ │ stmdals sp, {r0, r9, sl, lr} │ │ │ │ - svc 0x0054f786 │ │ │ │ + svc 0x008cf786 │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ - blge 13ad24c <__read_chk@plt+0x1347e78> │ │ │ │ + blge 13ad1dc <__read_chk@plt+0x1347e08> │ │ │ │ movtcs r9, #784 @ 0x310 │ │ │ │ stclcc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ ldmvs r9, {r4, fp, ip, pc}^ │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ submi r9, r9, #134217728 @ 0x8000000 │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ stclcc 8, cr15, [r0], {84} @ 0x54 │ │ │ │ @ instruction: 0xf04f1c5a │ │ │ │ svclt 0x00140200 │ │ │ │ @ instruction: 0x4613465b │ │ │ │ vcgt.s8 d25, d1, d1 │ │ │ │ @ instruction: 0xf1070301 │ │ │ │ - stmdacs r5, {r0, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r5, {r0, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andge sp, r2, #14876672 @ 0xe30000 │ │ │ │ eorne pc, r0, r2, asr r8 @ │ │ │ │ ldrmi r4, [r0, -sl, lsl #8] │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ @ instruction: 0xffffffbf │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ @@ -123822,63 +123794,63 @@ │ │ │ │ cdp2 0, 2, cr15, cr4, cr11, {3} │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ ldmdbvs r9, {r4, r6, r9, sl, lr} │ │ │ │ stc2 7, cr15, [ip, #-708]! @ 0xfffffd3c │ │ │ │ ldclvs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ ldmdavs r3!, {r1, r2, r4, r7, r8, ip, sp, pc} │ │ │ │ ldrtmi fp, [r0], -r3, lsr #2 │ │ │ │ - stc2l 1, cr15, [r4], {11} │ │ │ │ + stc2l 1, cr15, [ip], #-44 @ 0xffffffd4 │ │ │ │ ldclvs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ ldmdbvs r3, {r1, r3, r5, fp, sp, lr} │ │ │ │ - blcs f8728 <__read_chk@plt+0x93354> │ │ │ │ + blcs f86b8 <__read_chk@plt+0x932e4> │ │ │ │ mrshi pc, (UNDEF: 77) @ │ │ │ │ @ instruction: 0xf8536952 │ │ │ │ @ instruction: 0xf7fe0022 │ │ │ │ eorsvs pc, r0, r9, ror pc @ │ │ │ │ - blcs 104f1c <__read_chk@plt+0x9fb48> │ │ │ │ + blcs 104eac <__read_chk@plt+0x9fad8> │ │ │ │ sbchi pc, sp, r0, asr #32 │ │ │ │ str r2, [r1], -r1, lsl #14 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - eorseq r0, r4, lr, ror sl │ │ │ │ + eorseq r0, r4, lr, ror #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r0, r4, r6, asr sl │ │ │ │ + eorseq r0, r4, r6, asr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq ip, r7, r2, asr #7 │ │ │ │ - andseq r1, r8, r8, asr lr │ │ │ │ - mlaseq r4, sl, r9, r0 │ │ │ │ - eoreq r7, r1, lr, ror #6 │ │ │ │ - andseq r1, r8, sl, asr #26 │ │ │ │ - andseq r5, r7, r6, asr r4 │ │ │ │ - andseq r1, r8, r0, ror #25 │ │ │ │ - andseq r5, r7, sl, lsl #10 │ │ │ │ - andseq r5, r7, r0, ror #6 │ │ │ │ - andseq r1, r8, ip, lsr ip │ │ │ │ + @ instruction: 0x0017c2d6 │ │ │ │ + andseq r1, r8, ip, ror #26 │ │ │ │ + eorseq r0, r4, sl, lsl #20 │ │ │ │ + eoreq r7, r1, r2, lsl #5 │ │ │ │ + andseq r1, r8, lr, asr ip │ │ │ │ + andseq r5, r7, sl, ror #6 │ │ │ │ + @ instruction: 0x00181bf4 │ │ │ │ + andseq r5, r7, lr, lsl r4 │ │ │ │ + andseq r5, r7, r4, ror r2 │ │ │ │ + andseq r1, r8, r0, asr fp │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ - andseq r1, r8, r0, lsl ip │ │ │ │ - andseq r1, r8, r8, lsr fp │ │ │ │ - andseq ip, r7, r6 │ │ │ │ + andseq r1, r8, r4, lsr #22 │ │ │ │ + andseq r1, r8, ip, asr #20 │ │ │ │ + andseq fp, r7, sl, lsl pc │ │ │ │ smlalscs pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf0429014 │ │ │ │ ldmdals r0, {r4, r9} │ │ │ │ rscscs pc, r4, r8, lsl #17 │ │ │ │ - blx ffe1a6fa <__read_chk@plt+0xffdb5326> │ │ │ │ + blx ffe1a68a <__read_chk@plt+0xffdb52b6> │ │ │ │ @ instruction: 0xf8149b0c │ │ │ │ - blx feda1380 <__read_chk@plt+0xfed3bfac> │ │ │ │ + blx feda1310 <__read_chk@plt+0xfed3bf3c> │ │ │ │ ldmdbeq r2, {r0, r1, r7, r9, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00182800 │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xf8dfbb4a │ │ │ │ @ instruction: 0x461716dc │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - @ instruction: 0xf8dfeba0 │ │ │ │ + @ instruction: 0xf8dfebd8 │ │ │ │ @ instruction: 0x460326d0 │ │ │ │ andcs r4, r4, r9, lsr r6 │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ andcs r9, r3, #0, 4 │ │ │ │ @ instruction: 0xff8af0e3 │ │ │ │ str r6, [r0, pc, lsr #16] │ │ │ │ ldrb r9, [lr, #275] @ 0x113 │ │ │ │ @@ -123887,146 +123859,146 @@ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ stclcs 8, cr15, [r0], {68} @ 0x44 │ │ │ │ @ instruction: 0xf8442240 │ │ │ │ ldmvs r9, {r2, r3, r6, r7, sl, fp, sp}^ │ │ │ │ submi r2, r9, #0, 6 │ │ │ │ @ instruction: 0xf8dfe665 │ │ │ │ ldrbtmi r3, [fp], #-1688 @ 0xfffff968 │ │ │ │ - blls 517d00 <__read_chk@plt+0x4b292c> │ │ │ │ + blls 517c90 <__read_chk@plt+0x4b28bc> │ │ │ │ ldclcc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ cmnlt r0, r4, lsl fp │ │ │ │ stmdacs ip!, {r4, r9, fp, ip, pc} │ │ │ │ svceq 0x0001f812 │ │ │ │ movwcc fp, #7944 @ 0x1f08 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldclcs 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf854859c │ │ │ │ ldrsbteq r6, [pc], r0 │ │ │ │ stmdaeq r7, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blls 63fa6c <__read_chk@plt+0x5da698> │ │ │ │ + blls 63f9fc <__read_chk@plt+0x5da628> │ │ │ │ stccc 8, cr15, [r8], {19} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdals r1, {r2, r5, r6, r7, pc} │ │ │ │ - stcl 7, cr15, [r2, #-536]! @ 0xfffffde8 │ │ │ │ + ldc 7, cr15, [sl, #536] @ 0x218 │ │ │ │ ldmdals r0, {r1, r2, r9, sl, lr} │ │ │ │ - ldcl 7, cr15, [lr, #-536] @ 0xfffffde8 │ │ │ │ + ldc 7, cr15, [r6, #536] @ 0x218 │ │ │ │ @ instruction: 0xf1064406 │ │ │ │ strbmi r0, [r8], -r5, lsl #18 │ │ │ │ - stc2 1, cr15, [lr, #44] @ 0x2c │ │ │ │ + ldc2 1, cr15, [r6, #-44]! @ 0xffffffd4 │ │ │ │ ldclcc 8, cr15, [r0], {84} @ 0x54 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ strbmi r2, [r9], -r1, lsl #4 │ │ │ │ - blls 4f4b7c <__read_chk@plt+0x48f7a8> │ │ │ │ - blls 543028 <__read_chk@plt+0x4ddc54> │ │ │ │ + blls 4f4b0c <__read_chk@plt+0x48f738> │ │ │ │ + blls 542fb8 <__read_chk@plt+0x4ddbe4> │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-1572 @ 0xfffff9dc │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf78633ff │ │ │ │ - @ instruction: 0xf854ed52 │ │ │ │ + @ instruction: 0xf854ed8a │ │ │ │ andcs r3, r0, #208, 24 @ 0xd000 │ │ │ │ ldrtmi r5, [r3], #-2523 @ 0xfffff625 │ │ │ │ mrcls 1, 0, r7, cr2, cr10, {0} │ │ │ │ tstpeq r4, #-1073741782 @ p-variant is OBSOLETE @ 0xc000002a │ │ │ │ strtmi r9, [r9], -r0, lsl #12 │ │ │ │ @ instruction: 0xf8544650 │ │ │ │ @ instruction: 0xf7b12cd0 │ │ │ │ @ instruction: 0xf1abf9d7 │ │ │ │ @ instruction: 0xf10b0010 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrcs 6, 0, r4, cr0, cr15, {0} │ │ │ │ svcge 0x0013f43f │ │ │ │ - blvs 17ca874 <__read_chk@plt+0x17654a0> │ │ │ │ + blvs 17ca804 <__read_chk@plt+0x1765430> │ │ │ │ eorvs r4, fp, pc, lsl r6 │ │ │ │ - blls 4d80a4 <__read_chk@plt+0x472cd0> │ │ │ │ + blls 4d8034 <__read_chk@plt+0x472c60> │ │ │ │ ldrbmi r4, [r0], -sl, lsr #12 │ │ │ │ biccs pc, pc, r0, asr #4 │ │ │ │ stc2l 7, cr15, [r6], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf8dfe72a │ │ │ │ andcs r1, r5, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xf50d2000 │ │ │ │ ldrbtmi r5, [r9], #-1929 @ 0xfffff877 │ │ │ │ @ instruction: 0xf7863718 │ │ │ │ - @ instruction: 0xf8dfeb0e │ │ │ │ + @ instruction: 0xf8dfeb46 │ │ │ │ andcs r3, r1, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xf1a758f3 │ │ │ │ andls r0, r0, r8, lsl #12 │ │ │ │ ldmdavs fp, {r4, r5, r9, sl, lr} │ │ │ │ cmpcs r0, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf7864619 │ │ │ │ - @ instruction: 0x4630ed14 │ │ │ │ + ldrtmi lr, [r0], -ip, asr #26 │ │ │ │ strcs r2, [r0], -lr, ror #4 │ │ │ │ @ instruction: 0xf8872301 │ │ │ │ ldrmi r6, [r1], -r7, asr #32 │ │ │ │ ldrtmi r9, [r3], -r0, lsl #6 │ │ │ │ ldc2 0, cr15, [r0, #4] │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ andcs sl, r8, r8, lsl #26 │ │ │ │ stcvs 8, cr15, [ip], {4} │ │ │ │ - stc2 1, cr15, [sl, #-44]! @ 0xffffffd4 │ │ │ │ + ldc2l 1, cr15, [r2], {11} │ │ │ │ @ instruction: 0xf8444607 │ │ │ │ @ instruction: 0xf1a40cc4 │ │ │ │ @ instruction: 0xf124000c │ │ │ │ - @ instruction: 0xf854fef1 │ │ │ │ + @ instruction: 0xf854fe99 │ │ │ │ eorsvs r2, r8, r4, asr #25 │ │ │ │ @ instruction: 0x4629ab19 │ │ │ │ subsvs r4, r6, r0, asr r6 │ │ │ │ @ instruction: 0xf7b19600 │ │ │ │ ldmdage sp, {r0, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blx fe89a92a <__read_chk@plt+0xfe835556> │ │ │ │ + blx 129a8ba <__read_chk@plt+0x12354e6> │ │ │ │ subpl pc, r0, #41943040 @ 0x2800000 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ ldrt r6, [ip], pc, lsr #16 │ │ │ │ ldr r9, [sl, #-787] @ 0xfffffced │ │ │ │ strb r9, [r8, #787]! @ 0x313 │ │ │ │ ldrne pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b ff21c33c <__read_chk@plt+0xff1b6f68> │ │ │ │ + b 1c2cc │ │ │ │ strmi r6, [r7], -fp, lsr #16 │ │ │ │ andcc r6, r1, r8, asr r9 │ │ │ │ @ instruction: 0xf8e2f0ee │ │ │ │ stmib sp, {r1, r2, r4, r5, r8, r9, fp, sp, pc}^ │ │ │ │ ldrmi r7, [r8], -r0 │ │ │ │ cmpcs r1, #872415232 @ 0x34000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - stcl 7, cr15, [r8], {134} @ 0x86 │ │ │ │ + stc 7, cr15, [r0, #-536] @ 0xfffffde8 │ │ │ │ @ instruction: 0xf8dfe618 │ │ │ │ @ instruction: 0xf8563510 │ │ │ │ ldrb r9, [r0, #-3]! │ │ │ │ strcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ andls pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf8dfe659 │ │ │ │ ldrbtmi r0, [r8], #-1284 @ 0xfffffafc │ │ │ │ - cdp2 1, 11, cr15, cr0, cr4, {1} │ │ │ │ + cdp2 1, 5, cr15, cr8, cr4, {1} │ │ │ │ @ instruction: 0xe6b16030 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ ldmdbvs r8, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ - bl 1c51ac <__read_chk@plt+0x15fdd8> │ │ │ │ + bl 1c513c <__read_chk@plt+0x15fd68> │ │ │ │ @ instruction: 0xf10b0080 │ │ │ │ - ldmdbge r9, {r0, r1, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbge r9, {r0, r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7b14628 │ │ │ │ stmdavs pc!, {r0, r3, r7, r9, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf10de67d │ │ │ │ @ instruction: 0xf50a0b78 │ │ │ │ - blge e74698 <__read_chk@plt+0xe0f2c4> │ │ │ │ + blge e74628 <__read_chk@plt+0xe0f254> │ │ │ │ @ instruction: 0xf8df930d │ │ │ │ andcs r1, r5, #200, 8 @ 0xc8000000 │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - subscs lr, r0, #532480 @ 0x82000 │ │ │ │ + subscs lr, r0, #761856 @ 0xba000 │ │ │ │ stmdals sp, {r0, r9, sl, lr} │ │ │ │ - ldcl 7, cr15, [ip, #-536]! @ 0xfffffde8 │ │ │ │ + ldc 7, cr15, [r4, #536]! @ 0x218 │ │ │ │ ldcvc 8, cr15, [r0], {4} │ │ │ │ ldmdals r0, {r5, r8, sl, sp, lr, pc} │ │ │ │ - cdp2 1, 8, cr15, cr2, cr4, {1} │ │ │ │ + cdp2 1, 2, cr15, cr10, cr4, {1} │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf8dfe73b │ │ │ │ @ instruction: 0xf10d34a0 │ │ │ │ @ instruction: 0xf8df0b78 │ │ │ │ andcs r1, r5, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf8df3cb8 │ │ │ │ @@ -124051,31 +124023,31 @@ │ │ │ │ ldrbtmi r5, [fp], #-2112 @ 0xfffff7c0 │ │ │ │ ldccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ ldrbcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf04f3c94 │ │ │ │ @ instruction: 0xf84433ff │ │ │ │ @ instruction: 0xf7863c90 │ │ │ │ - blge e98f1c <__read_chk@plt+0xe33b48> │ │ │ │ + blge e98f8c <__read_chk@plt+0xe33bb8> │ │ │ │ subscs r4, r0, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0x46994618 │ │ │ │ @ instruction: 0xf786930d │ │ │ │ - @ instruction: 0xf8d8ed2e │ │ │ │ + @ instruction: 0xf8d8ed66 │ │ │ │ strbmi r1, [r8], -r0, lsl #5 │ │ │ │ ldcvc 8, cr15, [r0], {4} │ │ │ │ cdpeq 0, 7, cr15, cr8, cr15, {2} │ │ │ │ strtgt pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8d12363 │ │ │ │ ldrbmi r9, [sl], -ip │ │ │ │ @ instruction: 0xf8569702 │ │ │ │ stmib sp, {r2, r3, ip}^ │ │ │ │ @ instruction: 0xf1c9e100 │ │ │ │ @ instruction: 0xf0000100 │ │ │ │ @ instruction: 0xf1a0ffcf │ │ │ │ - blcs 61f410 <__read_chk@plt+0x5ba03c> │ │ │ │ + blcs 61f3a0 <__read_chk@plt+0x5b9fcc> │ │ │ │ stcge 6, cr15, [r9], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ svclt 0x00004710 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ @@ -124096,36 +124068,36 @@ │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ @ instruction: 0xfffff847 │ │ │ │ andeq r0, r0, r9, asr r0 │ │ │ │ ldrbtmi r4, [r8], #-2278 @ 0xfffff71a │ │ │ │ @ instruction: 0xf9dcf0a1 │ │ │ │ - bllt ffd5c6f4 <__read_chk@plt+0xffcf7320> │ │ │ │ + bllt ffd5c684 <__read_chk@plt+0xffcf72b0> │ │ │ │ andcs r4, r5, #228, 22 @ 0x39000 │ │ │ │ - blvc ff3d9d7c <__read_chk@plt+0xff3749a8> │ │ │ │ + blvc ff3d9d0c <__read_chk@plt+0xff374938> │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ ldccc 8, cr15, [r8], #272 @ 0x110 │ │ │ │ vstr d4, [fp, #900] @ 0x384 │ │ │ │ ldrbtmi r7, [fp], #-2816 @ 0xfffff500 │ │ │ │ ldccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ - vldr d4, [pc, #892] @ dea94 <__read_chk@plt+0x796c0> │ │ │ │ + vldr d4, [pc, #892] @ dea24 <__read_chk@plt+0x79650> │ │ │ │ ldmibmi pc, {r0, r1, r2, r6, r7, r8, r9, fp, ip, sp, lr}^ @ │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blmi ff86d9c4 <__read_chk@plt+0xff8085f0> │ │ │ │ + blmi ff86d954 <__read_chk@plt+0xff808580> │ │ │ │ stc 4, cr4, [fp, #484] @ 0x1e4 │ │ │ │ ldrbtmi r7, [fp], #-2820 @ 0xfffff4fc │ │ │ │ stccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ stccc 8, cr15, [r0], #272 @ 0x110 │ │ │ │ - ldmib r8!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrsbtls pc, [r4], -sp @ │ │ │ │ subscs r4, r0, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf7864648 │ │ │ │ - @ instruction: 0xf8d8ecb2 │ │ │ │ + @ instruction: 0xf8d8ecea │ │ │ │ @ instruction: 0xf04f3280 │ │ │ │ @ instruction: 0xf8040200 │ │ │ │ @ instruction: 0x46482c10 │ │ │ │ ldmvs r9, {r1, r3, r4, r6, r9, sl, lr}^ │ │ │ │ movwls r2, #8960 @ 0x2300 │ │ │ │ submi r4, r9, #211968 @ 0x33c00 │ │ │ │ movwls r5, #6387 @ 0x18f3 │ │ │ │ @@ -124145,52 +124117,52 @@ │ │ │ │ strbmi r0, [r9], -r8, lsl #6 │ │ │ │ andsls r9, r2, #1409286144 @ 0x54000000 │ │ │ │ @ instruction: 0xf884f070 │ │ │ │ andcs r9, r0, r1, lsl fp │ │ │ │ @ instruction: 0xf0002b6f │ │ │ │ ldmibmi ip!, {r0, r2, r4, r6, r7, r8, r9, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmdb r8!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r0!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46192351 │ │ │ │ andcs r9, r1, #0 │ │ │ │ @ instruction: 0xf786980d │ │ │ │ - blls 5595e4 <__read_chk@plt+0x4f4210> │ │ │ │ + blls 559654 <__read_chk@plt+0x4f4280> │ │ │ │ svclt 0x00082b69 │ │ │ │ stclne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0xf854d001 │ │ │ │ @ instruction: 0xf1a41cc4 │ │ │ │ vst2.8 {d16-d19}, [pc], ip │ │ │ │ ldrmi r5, [r8], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7869310 │ │ │ │ - ldmdals r0, {r1, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + ldmdals r0, {r1, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xf0ee3ff4 │ │ │ │ vst1.8 {d31-d32}, [pc :256]! │ │ │ │ strmi r5, [r1], -r0, lsl #5 │ │ │ │ ldcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf7869810 │ │ │ │ - @ instruction: 0xf1abec54 │ │ │ │ + @ instruction: 0xf1abec8c │ │ │ │ movwcs r0, #24 │ │ │ │ svccc 0x00f4f884 │ │ │ │ - blx 59ac40 <__read_chk@plt+0x53586c> │ │ │ │ + @ instruction: 0xf9baf10b │ │ │ │ ldrmi r2, [fp], r0, lsl #6 │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ movwls sl, #60187 @ 0xeb1b │ │ │ │ @ instruction: 0xf8442340 │ │ │ │ @ instruction: 0xf8d83ccc │ │ │ │ andcs r3, r0, #128, 4 │ │ │ │ ldmvs r9, {r4, fp, ip, pc}^ │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ movwcs fp, #770 @ 0x302 │ │ │ │ submi r9, r9, #67108864 @ 0x4000000 │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - @ instruction: 0xf806f107 │ │ │ │ + @ instruction: 0xffaef106 │ │ │ │ vadd.i8 d2, d0, d4 │ │ │ │ movwge r8, #8705 @ 0x2201 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ @@ -124204,96 +124176,96 @@ │ │ │ │ ldrtmi r0, [sl], -r4, lsl #6 │ │ │ │ movwls r9, #4884 @ 0x1314 │ │ │ │ smladxls r2, fp, r6, r4 │ │ │ │ @ instruction: 0xf0709700 │ │ │ │ stmibmi r3, {r0, r1, r3, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - subscs lr, r0, #4, 18 @ 0x10000 │ │ │ │ + subscs lr, r0, #60, 18 @ 0xf0000 │ │ │ │ stmdals sp, {r0, r9, sl, lr} │ │ │ │ - bl 9c6c8 <__read_chk@plt+0x372f4> │ │ │ │ + ldc 7, cr15, [r6], #-536 @ 0xfffffde8 │ │ │ │ ldclne 8, cr15, [ip], {84} @ 0x54 │ │ │ │ ldcvc 8, cr15, [r0], {4} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf50d8349 │ │ │ │ strcs r5, [r0, -r9, lsl #7] │ │ │ │ tstls r5, #24, 6 @ 0x60000000 │ │ │ │ andeq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ @ instruction: 0x46109211 │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ - bl ffb9c6f0 <__read_chk@plt+0xffb3731c> │ │ │ │ + stc 7, cr15, [r2], #-536 @ 0xfffffde8 │ │ │ │ ldmdals r2, {r0, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf88346bb │ │ │ │ @ instruction: 0xf10b7ff8 │ │ │ │ - @ instruction: 0xf898f9a7 │ │ │ │ + @ instruction: 0xf898f94f │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8880304 │ │ │ │ - blge 7aacc8 <__read_chk@plt+0x7458f4> │ │ │ │ + blge 7aac58 <__read_chk@plt+0x745884> │ │ │ │ @ instruction: 0xf8d8930e │ │ │ │ andcs r3, r0, #128, 4 │ │ │ │ stclls 8, cr15, [ip], {68} @ 0x44 │ │ │ │ ldmvs r9, {r0, r4, fp, ip, pc}^ │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ submi r7, r9, #134217728 @ 0x8000000 │ │ │ │ movwls r9, #2829 @ 0xb0d │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ - @ instruction: 0xff9ef106 │ │ │ │ + @ instruction: 0xff46f106 │ │ │ │ vadd.i8 d2, d0, d4 │ │ │ │ movwge r8, #8754 @ 0x2232 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ andeq r0, r0, pc, asr r2 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, fp, asr r4 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ @ instruction: 0xffffffcb │ │ │ │ @ instruction: 0xf04f682b │ │ │ │ - bls 3e0d4c <__read_chk@plt+0x37b978> │ │ │ │ + bls 3e0cdc <__read_chk@plt+0x37b908> │ │ │ │ ldmdbvs fp, {r0, r3, r6, r9, sl, lr}^ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ andseq pc, ip, #-1073741782 @ 0xc000002a │ │ │ │ movweq pc, #16811 @ 0x41ab @ │ │ │ │ stmdbls r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strbmi r9, [fp], -r2, lsl #6 │ │ │ │ @ instruction: 0xf06f9212 │ │ │ │ ldmdbmi r0, {r0, r1, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7864479 │ │ │ │ - subscs lr, r0, #156, 16 @ 0x9c0000 │ │ │ │ + subscs lr, r0, #212, 16 @ 0xd40000 │ │ │ │ stmdals sp, {r0, r9, sl, lr} │ │ │ │ - bl fe69c798 <__read_chk@plt+0xfe6373c4> │ │ │ │ + bl ff49c728 <__read_chk@plt+0xff437354> │ │ │ │ ldclne 8, cr15, [ip], {84} @ 0x54 │ │ │ │ ldcls 8, cr15, [r0], {4} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf1a482e4 │ │ │ │ vst2.8 {d16-d19}, [pc], ip │ │ │ │ ldrmi r5, [r8], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7869310 │ │ │ │ - ldmdals r2, {r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdals r2, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svcls 0x00f4f884 │ │ │ │ - @ instruction: 0xf946f10b │ │ │ │ + @ instruction: 0xf8eef10b │ │ │ │ smlalscc pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf04346cb │ │ │ │ @ instruction: 0xf8880304 │ │ │ │ - blge 7aad8c <__read_chk@plt+0x7459b8> │ │ │ │ + blge 7aad1c <__read_chk@plt+0x745948> │ │ │ │ movtcs r9, #782 @ 0x30e │ │ │ │ stclcc 8, cr15, [ip], {68} @ 0x44 │ │ │ │ addcc pc, r0, #216, 16 @ 0xd80000 │ │ │ │ ldmdals r0, {r9, sp} │ │ │ │ - blls 478d34 <__read_chk@plt+0x413960> │ │ │ │ + blls 478cc4 <__read_chk@plt+0x4138f0> │ │ │ │ movwls lr, #10701 @ 0x29cd │ │ │ │ - blls 42f2fc <__read_chk@plt+0x3c9f28> │ │ │ │ + blls 42f28c <__read_chk@plt+0x3c9eb8> │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ @ instruction: 0xf8cd0301 │ │ │ │ @ instruction: 0xf106b004 │ │ │ │ - stmdacs r4, {r0, r1, r3, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge 18dc2e8 <__read_chk@plt+0x1876f14> │ │ │ │ + stmdacs r4, {r0, r1, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + bge 18dc278 <__read_chk@plt+0x1876ea4> │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ strmi r1, [sl], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004710 │ │ │ │ strheq r0, [r0], -sp │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ @ instruction: 0xfffff4b3 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -124306,264 +124278,264 @@ │ │ │ │ @ instruction: 0xf7fff845 │ │ │ │ svclt 0x0000ba42 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andseq r5, r7, r8, asr #3 │ │ │ │ + ldrsbeq r5, [r7], -ip │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ - andseq r5, r7, sl, lsl r0 │ │ │ │ - andseq r1, r8, r6, lsr #18 │ │ │ │ - andseq r5, r7, sl, ror #2 │ │ │ │ + andseq r4, r7, lr, lsr #30 │ │ │ │ + andseq r1, r8, sl, lsr r8 │ │ │ │ + andseq r5, r7, lr, ror r0 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ - andseq r1, r8, r6, ror r8 │ │ │ │ + andseq r1, r8, sl, lsl #15 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - eoreq sp, ip, r2, ror #7 │ │ │ │ - andseq r1, r8, ip, asr r7 │ │ │ │ - andseq r7, r7, r8, ror r8 │ │ │ │ - @ instruction: 0x001817f6 │ │ │ │ - andseq r9, r8, ip, lsl #13 │ │ │ │ - eoreq r7, ip, lr, ror #4 │ │ │ │ - eoreq r7, r5, r0, lsl pc │ │ │ │ - andseq r8, r9, sl, lsl #16 │ │ │ │ - mulseq r8, ip, pc @ │ │ │ │ + eoreq sp, ip, r6, ror #5 │ │ │ │ + andseq r1, r8, r0, ror r6 │ │ │ │ + andseq r7, r7, ip, lsl #15 │ │ │ │ + andseq r1, r8, sl, lsl #14 │ │ │ │ + andseq r9, r8, r0, lsr #11 │ │ │ │ + eoreq r7, ip, r2, ror r1 │ │ │ │ + eoreq r7, r5, r4, lsr #28 │ │ │ │ + andseq r8, r9, lr, lsl r7 │ │ │ │ + @ instruction: 0x00183eb0 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ - strdeq r7, [r6], -r2 @ │ │ │ │ - mlaeq ip, sl, sl, r2 │ │ │ │ - andseq r1, r8, sl, lsl r7 │ │ │ │ - andseq ip, r9, r4, asr #7 │ │ │ │ - andseq r1, r8, r4, lsl r7 │ │ │ │ - andseq r1, r8, r6, lsl #14 │ │ │ │ + eoreq r7, r6, r6, lsl #30 │ │ │ │ + eoreq r2, ip, lr, lsr #19 │ │ │ │ + andseq r1, r8, lr, lsr #12 │ │ │ │ + @ instruction: 0x0019c2d8 │ │ │ │ + andseq r1, r8, r8, lsr #12 │ │ │ │ + andseq r1, r8, sl, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - andseq r1, r8, r2, asr #13 │ │ │ │ - andseq r1, r8, r0, ror r5 │ │ │ │ - andseq r1, r8, ip, lsl #9 │ │ │ │ - eoreq r7, r6, r4, asr #25 │ │ │ │ + @ instruction: 0x001815d6 │ │ │ │ + andseq r1, r8, r4, lsl #9 │ │ │ │ + andseq r1, r8, r0, lsr #7 │ │ │ │ + ldrdeq r7, [r6], -r8 @ │ │ │ │ ldmdals r0, {r0, r4, ip, pc} │ │ │ │ @ instruction: 0xf83af0ec │ │ │ │ smlalscs pc, r4, r8, r8 @ │ │ │ │ @ instruction: 0xf0429b0c │ │ │ │ @ instruction: 0xf8880210 │ │ │ │ stmdavs sl!, {r2, r4, r5, r6, r7, sp} │ │ │ │ @ instruction: 0xf8536950 │ │ │ │ - bl 1a2b54 <__read_chk@plt+0x13d780> │ │ │ │ - blls 51ecd8 <__read_chk@plt+0x4b9904> │ │ │ │ + bl 1a2ae4 <__read_chk@plt+0x13d710> │ │ │ │ + blls 51ec68 <__read_chk@plt+0x4b9894> │ │ │ │ @ instruction: 0xf10bb111 │ │ │ │ - blls 55cd94 <__read_chk@plt+0x4f79c0> │ │ │ │ + blls 55cbc4 <__read_chk@plt+0x4f77f0> │ │ │ │ stceq 8, cr15, [ip], {20} │ │ │ │ @ instruction: 0xf8449a10 │ │ │ │ ldrdlt r2, [r0, #-200]! @ 0xffffff38 │ │ │ │ stmdacs ip!, {r4, r9, fp, ip, pc} │ │ │ │ svceq 0x0001f812 │ │ │ │ movwcc fp, #7944 @ 0x1f08 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldclcs 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8548247 │ │ │ │ @ instruction: 0xf7860cc4 │ │ │ │ - @ instruction: 0xf8dde9d8 │ │ │ │ + @ instruction: 0xf8ddea10 │ │ │ │ strmi r9, [r6], -r0, asr #32 │ │ │ │ @ instruction: 0xf7864648 │ │ │ │ - stmdavs fp!, {r1, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r3, r9, fp, sp, lr, pc} │ │ │ │ ldclne 4, cr4, [r7], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xf8d34638 │ │ │ │ @ instruction: 0xf10b8014 │ │ │ │ - blls 41d328 <__read_chk@plt+0x3b7f54> │ │ │ │ + blls 41d158 <__read_chk@plt+0x3b7d84> │ │ │ │ svcls 0x000c4639 │ │ │ │ eoreq pc, r8, r3, asr #16 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ stclcs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf8df9201 │ │ │ │ ldrbtmi r2, [sl], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xf8579200 │ │ │ │ andcs r0, r1, #35 @ 0x23 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldmib lr!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r6!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf857695b │ │ │ │ ldrpl r3, [sl, #35] @ 0x23 │ │ │ │ ldcne 8, cr6, [fp, #-188]! @ 0xffffff44 │ │ │ │ ldclcc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ - bllt fe45cb6c <__read_chk@plt+0xfe3f7798> │ │ │ │ + bllt fe45cafc <__read_chk@plt+0xfe3f7728> │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ smladcs r0, pc, r2, r8 @ │ │ │ │ @ instruction: 0xf8dfe6bf │ │ │ │ ldrbtmi r0, [r8], #-1252 @ 0xfffffb1c │ │ │ │ @ instruction: 0xff94f0a0 │ │ │ │ - @ instruction: 0xf10b9814 │ │ │ │ - @ instruction: 0xf7fff857 │ │ │ │ + @ instruction: 0xf10a9814 │ │ │ │ + @ instruction: 0xf7ffffff │ │ │ │ @ instruction: 0xf898b9a6 │ │ │ │ ldmdals r1, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xffc8f0eb │ │ │ │ - blls 3f8c60 <__read_chk@plt+0x39388c> │ │ │ │ + blls 3f8bf0 <__read_chk@plt+0x39381c> │ │ │ │ @ instruction: 0xf8536978 │ │ │ │ - bl 1a6c2c <__read_chk@plt+0x141858> │ │ │ │ + bl 1a6bbc <__read_chk@plt+0x1417e8> │ │ │ │ tstlt r2, r0, lsl #1 │ │ │ │ - @ instruction: 0xf842f10b │ │ │ │ + @ instruction: 0xffeaf10a │ │ │ │ ldmdals r1, {r0, r1, r2, r3, r5, fp, sp, lr} │ │ │ │ - stmib r0, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r8!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8544680 │ │ │ │ stmdavc r3, {r2, r6, r7, sl, fp} │ │ │ │ svclt 0x00142b5b │ │ │ │ strcs r2, [r0], -r3, lsl #12 │ │ │ │ - ldmdb r6!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r6], #-1030 @ 0xfffffbfa │ │ │ │ @ instruction: 0x8014f8d7 │ │ │ │ @ instruction: 0x36011cb7 │ │ │ │ @ instruction: 0xf10b4638 │ │ │ │ - stmdavs fp!, {r0, r1, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs fp, {r2, r3, r9, fp, ip, pc}^ │ │ │ │ eoreq pc, r8, r2, asr #16 │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ stclcs 8, cr15, [r4], {84} @ 0x54 │ │ │ │ - blcs 17bcc44 <__read_chk@plt+0x1757870> │ │ │ │ + blcs 17bcbd4 <__read_chk@plt+0x1757800> │ │ │ │ bicshi pc, r9, r0 │ │ │ │ strbtcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r3, [r9], -r2, lsl #4 │ │ │ │ andcs r9, r1, #17408 @ 0x4400 │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ ldrbtmi r3, [fp], #-1112 @ 0xfffffba8 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf78633ff │ │ │ │ - stmdavs fp!, {r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ ldmdals r4, {r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf852695b │ │ │ │ andcs r3, r0, #35 @ 0x23 │ │ │ │ stmdavs fp!, {r1, r3, r4, r7, r8, sl, ip, lr} │ │ │ │ @ instruction: 0xf8443304 │ │ │ │ @ instruction: 0xf10a3cd4 │ │ │ │ - stmdavs pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ - bllt a5cc3c <__read_chk@plt+0x9f7868> │ │ │ │ + stmdavs pc!, {r0, r1, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + bllt a5cbcc <__read_chk@plt+0x9f77f8> │ │ │ │ svceq 0x0000f1bb │ │ │ │ bicshi pc, fp, r0 │ │ │ │ - bleq 11ad88 <__read_chk@plt+0xb59b4> │ │ │ │ + bleq 11ad18 <__read_chk@plt+0xb5944> │ │ │ │ @ instruction: 0xf8dfe5ec │ │ │ │ ldrbtmi r0, [r8], #-1052 @ 0xfffffbe4 │ │ │ │ @ instruction: 0xff2af0a0 │ │ │ │ @ instruction: 0xf10a4648 │ │ │ │ - ldmdals r2, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffeaf10a │ │ │ │ + ldmdals r2, {r0, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff92f10a │ │ │ │ @ instruction: 0xf10a9815 │ │ │ │ - ldmdals r4, {r0, r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffe4f10a │ │ │ │ + ldmdals r4, {r0, r1, r2, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff8cf10a │ │ │ │ ldmdblt fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0eb9810 │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 3f91e0 <__read_chk@plt+0x393e0c> │ │ │ │ + blls 3f9170 <__read_chk@plt+0x393d9c> │ │ │ │ eorcs pc, r0, r3, asr r8 @ │ │ │ │ addeq lr, r0, r3, lsl #22 │ │ │ │ @ instruction: 0xf10ab10a │ │ │ │ - ldmib sp, {r0, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blcs 1b1f8d4 <__read_chk@plt+0x1aba500> │ │ │ │ + ldmib sp, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + blcs 1b1f864 <__read_chk@plt+0x1aba490> │ │ │ │ @ instruction: 0x81b7f000 │ │ │ │ @ instruction: 0xf8c2f0ee │ │ │ │ stcleq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ stcleq 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0xf8bcf0ee │ │ │ │ ldcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf10a9815 │ │ │ │ - @ instruction: 0xf854ffc3 │ │ │ │ + @ instruction: 0xf854ff6b │ │ │ │ @ instruction: 0xf8443cd8 │ │ │ │ @ instruction: 0xf8543cc8 │ │ │ │ @ instruction: 0xf7860ce0 │ │ │ │ - @ instruction: 0x4606e8fe │ │ │ │ + @ instruction: 0x4606e936 │ │ │ │ stcleq 8, cr15, [r8], {84} @ 0x54 │ │ │ │ - ldm r8!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r0!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8544680 │ │ │ │ @ instruction: 0xf7860cc4 │ │ │ │ - @ instruction: 0x4607e8f4 │ │ │ │ + strmi lr, [r7], -ip, lsr #18 │ │ │ │ ldcleq 8, cr15, [ip], {84} @ 0x54 │ │ │ │ - stmia lr!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r6!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movweq lr, #35590 @ 0x8b06 │ │ │ │ ldrtmi r6, [fp], #-2090 @ 0xfffff7d6 │ │ │ │ @ instruction: 0xf1034403 │ │ │ │ tstcc r2, #19 │ │ │ │ tstls r0, #1409024 @ 0x158000 │ │ │ │ @ instruction: 0xf10b900d │ │ │ │ - bls 41d158 <__read_chk@plt+0x3b7d84> │ │ │ │ + bls 41cf88 <__read_chk@plt+0x3b7bb4> │ │ │ │ @ instruction: 0xf842682b │ │ │ │ ldmdbvs fp, {r1, r2, r5}^ │ │ │ │ stcllt 8, cr15, [r0], #336 @ 0x150 │ │ │ │ @ instruction: 0x8e32e954 │ │ │ │ mulne r0, fp, r8 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0xf898930e │ │ │ │ @ instruction: 0xf89e2000 │ │ │ │ stmdbcs r0, {ip, sp} │ │ │ │ cmpphi fp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blcs ff32c <__read_chk@plt+0x99f58> │ │ │ │ + blcs ff2bc <__read_chk@plt+0x99ee8> │ │ │ │ orrhi pc, r9, r0, asr #32 │ │ │ │ ldrbtmi r4, [fp], #-3023 @ 0xfffff431 │ │ │ │ @ instruction: 0x461a469c │ │ │ │ @ instruction: 0x4619461f │ │ │ │ @ instruction: 0x4618461e │ │ │ │ andvs lr, r9, sp, asr #19 │ │ │ │ @ instruction: 0x1e07e9cd │ │ │ │ andhi lr, r5, #3358720 @ 0x334000 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ strcs r7, [r1, -r3, lsl #6] │ │ │ │ @ instruction: 0xbc01e9cd │ │ │ │ ldrdne lr, [sp], -sp │ │ │ │ ldclcc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ - blmi ff203990 <__read_chk@plt+0xff19e5bc> │ │ │ │ + blmi ff203920 <__read_chk@plt+0xff19e54c> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldm r2!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bls 3f8e20 <__read_chk@plt+0x393a4c> │ │ │ │ + stmia sl!, {r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bls 3f8db0 <__read_chk@plt+0x3939dc> │ │ │ │ ldmdbvs fp, {r4, r8, fp, ip, pc}^ │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ ldrbpl r2, [sl], #-512 @ 0xfffffe00 │ │ │ │ movwcc r6, #18475 @ 0x482b │ │ │ │ ldclcc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ ldmdals r4, {r1, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xff54f10a │ │ │ │ + cdp2 1, 15, cr15, cr12, cr10, {0} │ │ │ │ stmialt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0xf10d2000 │ │ │ │ ldrbtmi r0, [r9], #-2936 @ 0xfffff488 │ │ │ │ stmdapl r0, {r1, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ - cdp 7, 8, cr15, cr2, cr5, {4} │ │ │ │ + cdp 7, 11, cr15, cr10, cr5, {4} │ │ │ │ @ instruction: 0x4601ab36 │ │ │ │ @ instruction: 0x46182250 │ │ │ │ @ instruction: 0xf786930d │ │ │ │ - movwcs lr, #2428 @ 0x97c │ │ │ │ + movwcs lr, #2484 @ 0x9b4 │ │ │ │ ldccc 8, cr15, [r0], {4} │ │ │ │ ldmdblt ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blmi fec53160 <__read_chk@plt+0xfebedd8c> │ │ │ │ - bleq 1f1b200 <__read_chk@plt+0x1eb5e2c> │ │ │ │ - blvc fe8da44c <__read_chk@plt+0xfe875078> │ │ │ │ + blmi fec530f0 <__read_chk@plt+0xfebedd1c> │ │ │ │ + bleq 1f1b190 <__read_chk@plt+0x1eb5dbc> │ │ │ │ + blvc fe8da3dc <__read_chk@plt+0xfe875008> │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldccc 8, cr15, [r8], #272 @ 0x110 │ │ │ │ @ instruction: 0xf50a4ba9 │ │ │ │ stc 8, cr5, [fp, #256] @ 0x100 │ │ │ │ ldrbtmi r7, [fp], #-2816 @ 0xfffff500 │ │ │ │ ldccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ - vldr d4, [pc, #664] @ df084 <__read_chk@plt+0x79cb0> │ │ │ │ + vldr d4, [pc, #664] @ df014 <__read_chk@plt+0x79c40> │ │ │ │ stmibmi r6!, {r1, r3, r4, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf844447b │ │ │ │ - blmi fea2e098 <__read_chk@plt+0xfe9c8cc4> │ │ │ │ + blmi fea2e028 <__read_chk@plt+0xfe9c8c54> │ │ │ │ stc 4, cr4, [fp, #484] @ 0x1e4 │ │ │ │ ldrbtmi r7, [fp], #-2820 @ 0xfffff4fc │ │ │ │ stccc 8, cr15, [r4], #272 @ 0x110 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ stccc 8, cr15, [r0], #272 @ 0x110 │ │ │ │ - cdp 7, 4, cr15, cr14, cr5, {4} │ │ │ │ + cdp 7, 8, cr15, cr6, cr5, {4} │ │ │ │ @ instruction: 0x4601ab36 │ │ │ │ @ instruction: 0x46182250 │ │ │ │ @ instruction: 0xf786930d │ │ │ │ - @ instruction: 0xf8d8e948 │ │ │ │ - blls 3e3824 <__read_chk@plt+0x37e450> │ │ │ │ + @ instruction: 0xf8d8e980 │ │ │ │ + blls 3e37b4 <__read_chk@plt+0x37e3e0> │ │ │ │ cdpeq 0, 7, cr15, cr8, cr15, {2} │ │ │ │ ldccc 8, cr15, [r0], {4} │ │ │ │ @ instruction: 0xf8df465a │ │ │ │ cmncs r1, #96, 4 │ │ │ │ smlabtls lr, r9, r8, r6 │ │ │ │ tstls r2, ip, lsl #18 │ │ │ │ @ instruction: 0xf856980d │ │ │ │ @@ -124578,291 +124550,291 @@ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ svcls 0x000c808c │ │ │ │ @ instruction: 0xf853464b │ │ │ │ strcc r2, [r1, -r4, lsl #30] │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0x970e00ba │ │ │ │ andeq pc, r8, r2, lsl #2 │ │ │ │ - @ instruction: 0xf10b9210 │ │ │ │ - bls 51cfd0 <__read_chk@plt+0x4b7bfc> │ │ │ │ + @ instruction: 0xf10a9210 │ │ │ │ + bls 51ee00 <__read_chk@plt+0x4b9a2c> │ │ │ │ @ instruction: 0xf8444603 │ │ │ │ svcne 0x00110cd0 │ │ │ │ andsvc lr, r0, #3358720 @ 0x334000 │ │ │ │ andeq lr, r1, r9, lsl #22 │ │ │ │ smlatbeq r4, r9, r1, pc @ │ │ │ │ @ instruction: 0xf1c99512 │ │ │ │ ldrls r0, [r3], -r4, lsl #18 │ │ │ │ strmi r4, [sp], -r7, lsl #12 │ │ │ │ @ instruction: 0xf8cd461e │ │ │ │ - bl 33efec <__read_chk@plt+0x2d9c18> │ │ │ │ + bl 33ef7c <__read_chk@plt+0x2d9ba8> │ │ │ │ @ instruction: 0xf8550805 │ │ │ │ @ instruction: 0xf1240f04 │ │ │ │ - adcmi pc, pc, #28672 @ 0x7000 │ │ │ │ + adcmi pc, pc, #2867200 @ 0x2bc000 │ │ │ │ andeq pc, r8, r6, asr #16 │ │ │ │ ldclvs 8, cr15, [r0], {84} @ 0x54 │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldmib sp, {r4, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf8dd5612 │ │ │ │ - blls 47f010 <__read_chk@plt+0x419c3c> │ │ │ │ + blls 47efa0 <__read_chk@plt+0x419bcc> │ │ │ │ @ instruction: 0xf8542100 │ │ │ │ movwcc r0, #7376 @ 0x1cd0 │ │ │ │ addpl r9, r1, r3, lsl r1 │ │ │ │ eorne pc, r3, r0, asr #16 │ │ │ │ ldmdalt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-2155 @ 0xfffff795 │ │ │ │ stc2l 0, cr15, [r0, #640]! @ 0x280 │ │ │ │ svclt 0x00f5f7fe │ │ │ │ ldrmi r4, [ip], -r9, ror #18 │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7854479 │ │ │ │ - andcs lr, r3, #216, 26 @ 0x3600 │ │ │ │ + andcs lr, r3, #16, 28 @ 0x100 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0242004 │ │ │ │ @ instruction: 0xf7fefcb9 │ │ │ │ stmdbmi r3!, {r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [sl, #532] @ 0x214 │ │ │ │ + cdp 7, 0, cr15, cr2, cr5, {4} │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2 0, cr15, [ip], #144 @ 0x90 │ │ │ │ ldmdblt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r7], -r8 │ │ │ │ - @ instruction: 0xfffcf10a │ │ │ │ + @ instruction: 0xffa4f10a │ │ │ │ @ instruction: 0xf8444680 │ │ │ │ ldrdvs r0, [r6], #-192 @ 0xffffff40 │ │ │ │ - blt 165cf38 <__read_chk@plt+0x15f7b64> │ │ │ │ + blt 165cec8 <__read_chk@plt+0x15f7af4> │ │ │ │ tstls r3, #12, 22 @ 0x3000 │ │ │ │ - bllt bdcf40 <__read_chk@plt+0xb77b6c> │ │ │ │ + bllt bdced0 <__read_chk@plt+0xb77afc> │ │ │ │ ldrbtmi r4, [r8], #-2134 @ 0xfffff7aa │ │ │ │ ldc2 0, cr15, [r0, #640]! @ 0x280 │ │ │ │ svclt 0x00c5f7fe │ │ │ │ ldrbtmi r4, [r9], #-2388 @ 0xfffff6ac │ │ │ │ ldmdbmi r4, {r0, r1, r4, r5, r7, sl, sp, lr, pc}^ │ │ │ │ ldr r4, [r8, #-1145] @ 0xfffffb87 │ │ │ │ andcs r4, r5, #1359872 @ 0x14c000 │ │ │ │ @ instruction: 0xf7854479 │ │ │ │ - cmpcs r1, #164, 26 @ 0x2900 │ │ │ │ + cmpcs r1, #220, 26 @ 0x3700 │ │ │ │ andcs r9, r1, #0 │ │ │ │ ldrmi r9, [r9], -sp, lsl #16 │ │ │ │ - svc 0x00b0f785 │ │ │ │ - blmi 1498034 <__read_chk@plt+0x1432c60> │ │ │ │ + svc 0x00e8f785 │ │ │ │ + blmi 1497fc4 <__read_chk@plt+0x1432bf0> │ │ │ │ andls pc, r3, r6, asr r8 @ │ │ │ │ andcs lr, r8, pc, lsl r5 │ │ │ │ - @ instruction: 0xffd2f10a │ │ │ │ + @ instruction: 0xff7af10a │ │ │ │ @ instruction: 0xf8449a0c │ │ │ │ @ instruction: 0x46170cd0 │ │ │ │ ldr r9, [lr, lr, lsl #4] │ │ │ │ - ldc 7, cr15, [r4, #-532] @ 0xfffffdec │ │ │ │ + stcl 7, cr15, [ip, #-532] @ 0xfffffdec │ │ │ │ andcs r4, r5, #1163264 @ 0x11c000 │ │ │ │ ldrbtmi r2, [r9], #-1793 @ 0xfffff8ff │ │ │ │ - stc 7, cr15, [r6, #532] @ 0x214 │ │ │ │ + ldc 7, cr15, [lr, #532]! @ 0x214 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2l 0, cr15, [r8], #-144 @ 0xffffff70 │ │ │ │ - blmi 11983cc <__read_chk@plt+0x1132ff8> │ │ │ │ + blmi 119835c <__read_chk@plt+0x1132f88> │ │ │ │ @ instruction: 0xe626447b │ │ │ │ ldmpl r7!, {r1, r2, r3, r4, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xb17ae49f │ │ │ │ ldrsbtgt pc, [ip], #143 @ 0x8f @ │ │ │ │ stmiblt fp!, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - blmi 10b18c0 <__read_chk@plt+0x104c4ec> │ │ │ │ + blmi 10b1850 <__read_chk@plt+0x104c47c> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ svcmi 0x003e4611 │ │ │ │ ldmdami pc!, {r1, r2, r3, r4, r5, r9, sl, fp, lr} @ │ │ │ │ ldrbtmi r4, [lr], #-1151 @ 0xfffffb81 │ │ │ │ sxtah r4, r1, r8, ror #8 │ │ │ │ @ instruction: 0xf8dfb34b │ │ │ │ ldrbtmi ip, [ip], #244 @ 0xf4 │ │ │ │ ldmdbmi sp!, {r2, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xe7ee461a │ │ │ │ - bmi ff1ce0 <__read_chk@plt+0xf8c90c> │ │ │ │ + bmi ff1c70 <__read_chk@plt+0xf8c89c> │ │ │ │ ldrbtmi r4, [fp], #-2364 @ 0xfffff6c4 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - blmi fd8f9c <__read_chk@plt+0xf73bc8> │ │ │ │ + blmi fd8f2c <__read_chk@plt+0xf73b58> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ @ instruction: 0xf0ede410 │ │ │ │ @ instruction: 0xf844ff0b │ │ │ │ @ instruction: 0xf8540cc8 │ │ │ │ @ instruction: 0xf0ed0cc4 │ │ │ │ @ instruction: 0xf844ff05 │ │ │ │ ldmdals r4, {r3, r4, r6, r7, sl, fp} │ │ │ │ - cdp2 1, 0, cr15, cr12, cr10, {0} │ │ │ │ + ldc2 1, cr15, [r4, #40]! @ 0x28 │ │ │ │ ldclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ stclcc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ @ instruction: 0xf8dfe647 │ │ │ │ ldrbtmi ip, [ip], #196 @ 0xc4 │ │ │ │ - blmi d18f50 <__read_chk@plt+0xcb3b7c> │ │ │ │ + blmi d18ee0 <__read_chk@plt+0xcb3b0c> │ │ │ │ ldrdgt pc, [r0], #143 @ 0x8f │ │ │ │ ldrbtmi r4, [ip], #1147 @ 0x47b │ │ │ │ @ instruction: 0x4619461a │ │ │ │ @ instruction: 0xf8dfe7c5 │ │ │ │ ldrbtmi ip, [ip], #184 @ 0xb8 │ │ │ │ svclt 0x0000e7cc │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ - andseq sp, r6, lr, lsl #1 │ │ │ │ - eoreq r7, r6, r2, ror #22 │ │ │ │ - andseq r1, r8, r8, lsr #1 │ │ │ │ - andseq r1, r8, lr, lsl #4 │ │ │ │ - eoreq r7, r6, lr, lsl #21 │ │ │ │ - eoreq ip, ip, lr, lsl #24 │ │ │ │ - andseq pc, r6, r8, lsr #9 │ │ │ │ - andseq r0, r8, sl, lsr pc │ │ │ │ - andseq r8, r9, sl, asr #32 │ │ │ │ - andseq r4, r7, r6, lsl #13 │ │ │ │ - andseq fp, r7, r0, lsr r4 │ │ │ │ - andseq r4, r7, r0, lsl #13 │ │ │ │ - andseq r4, r7, r2, ror r6 │ │ │ │ + @ instruction: 0x0016cfd6 │ │ │ │ + eoreq r7, r6, r6, ror sl │ │ │ │ + @ instruction: 0x00180fbc │ │ │ │ + andseq r1, r8, r2, lsr #2 │ │ │ │ + eoreq r7, r6, r2, lsr #19 │ │ │ │ + eoreq ip, ip, r2, lsl fp │ │ │ │ + @ instruction: 0x0016f3f0 │ │ │ │ + andseq r0, r8, lr, asr #28 │ │ │ │ + andseq r7, r9, lr, asr pc │ │ │ │ + mulseq r7, sl, r5 │ │ │ │ + andseq fp, r7, r4, asr #6 │ │ │ │ + mulseq r7, r4, r5 │ │ │ │ + andseq r4, r7, r6, lsl #11 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - andseq fp, r7, r2, lsr #7 │ │ │ │ - andseq r4, r7, r8, lsl r7 │ │ │ │ - andseq r0, r8, r6, asr #28 │ │ │ │ - mlaeq r6, sl, r7, r7 │ │ │ │ - eoreq ip, ip, lr, ror #19 │ │ │ │ - eoreq ip, ip, r8, ror #19 │ │ │ │ - andseq r0, r8, r0, lsl #30 │ │ │ │ + @ instruction: 0x0017b2b6 │ │ │ │ + andseq r4, r7, ip, lsr #12 │ │ │ │ + andseq r0, r8, sl, asr sp │ │ │ │ + eoreq r7, r6, lr, lsr #13 │ │ │ │ + strdeq ip, [ip], -r2 @ │ │ │ │ + eoreq ip, ip, ip, ror #17 │ │ │ │ + andseq r0, r8, r4, lsl lr │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00180dbe │ │ │ │ - mlaeq ip, r0, r9, ip │ │ │ │ - @ instruction: 0x00177fd4 │ │ │ │ - eoreq ip, ip, r8, ror r9 │ │ │ │ - andseq r0, r8, r2, ror #25 │ │ │ │ - strdeq r8, [ip], -r4 @ │ │ │ │ - andseq r8, r8, r6, lsr #8 │ │ │ │ - @ instruction: 0x00177fbc │ │ │ │ - @ instruction: 0x00177fb2 │ │ │ │ - eoreq ip, ip, r8, asr r9 │ │ │ │ - andseq r0, r8, sl, asr #25 │ │ │ │ - @ instruction: 0x00180cb6 │ │ │ │ - mulseq r7, ip, pc @ │ │ │ │ - @ instruction: 0x00180cba │ │ │ │ + @ instruction: 0x00180cd2 │ │ │ │ + mlaeq ip, r4, r8, ip │ │ │ │ + andseq r7, r7, r8, ror #29 │ │ │ │ + eoreq ip, ip, ip, ror r8 │ │ │ │ + @ instruction: 0x00180bf6 │ │ │ │ + strdeq r8, [ip], -r8 @ │ │ │ │ + andseq r8, r8, sl, lsr r3 │ │ │ │ + @ instruction: 0x00177ed0 │ │ │ │ + andseq r7, r7, r6, asr #29 │ │ │ │ + eoreq ip, ip, ip, asr r8 │ │ │ │ + @ instruction: 0x00180bde │ │ │ │ + andseq r0, r8, sl, asr #23 │ │ │ │ + @ instruction: 0x00177eb0 │ │ │ │ + andseq r0, r8, lr, asr #23 │ │ │ │ andeq r0, r0, r4, ror #26 │ │ │ │ - eoreq ip, ip, r2, lsl r9 │ │ │ │ - eoreq ip, ip, r8, lsl #18 │ │ │ │ - andseq r7, r7, sl, asr pc │ │ │ │ - strdeq ip, [ip], -sl @ │ │ │ │ + eoreq ip, ip, r6, lsl r8 │ │ │ │ + eoreq ip, ip, ip, lsl #16 │ │ │ │ + andseq r7, r7, lr, ror #28 │ │ │ │ + strdeq ip, [ip], -lr @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @ instruction: 0xf1004616 │ │ │ │ strmi r0, [r4], -r1, lsl #16 │ │ │ │ strmi r4, [sp], -r0, asr #12 │ │ │ │ - @ instruction: 0xf8fcf109 │ │ │ │ - stc2 1, cr15, [r0, #36]! @ 0x24 │ │ │ │ + @ instruction: 0xf8a4f109 │ │ │ │ + stc2l 1, cr15, [r8, #-36] @ 0xffffffdc │ │ │ │ svcmi 0x000d6832 │ │ │ │ tstlt sl, pc, ror r4 │ │ │ │ strtmi r4, [r9], -r0, asr #12 │ │ │ │ - blx fe31b556 <__read_chk@plt+0xfe2b6182> │ │ │ │ + blx d1b4e6 <__read_chk@plt+0xcb6112> │ │ │ │ strtmi r3, [r9], -r2, lsl #8 │ │ │ │ @ instruction: 0xf1094620 │ │ │ │ - @ instruction: 0xf109f8ed │ │ │ │ - ldmdavs r2!, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xf109f895 │ │ │ │ + ldmdavs r2!, {r0, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4629b11a │ │ │ │ @ instruction: 0xf1084620 │ │ │ │ - blmi 21df3c <__read_chk@plt+0x1b8b68> │ │ │ │ + blmi 21dd6c <__read_chk@plt+0x1b8998> │ │ │ │ pop {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs r8, {r4, r5, r6, r7, r8, lr} │ │ │ │ - svclt 0x00c6f785 │ │ │ │ - eorseq pc, r3, ip, asr r7 @ │ │ │ │ + svclt 0x00fef785 │ │ │ │ + eorseq pc, r3, ip, asr #15 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8], -ip, asr #17 │ │ │ │ @ instruction: 0xf6ad4c30 │ │ │ │ - bmi ce68cc <__read_chk@plt+0xc814f8> │ │ │ │ + bmi ce685c <__read_chk@plt+0xc81488> │ │ │ │ ldrbtmi r4, [ip], #-1542 @ 0xfffff9fa │ │ │ │ - blmi cf2e40 <__read_chk@plt+0xc8da6c> │ │ │ │ - ldrbtmi r4, [pc], #-1549 @ df188 <__read_chk@plt+0x79db4> │ │ │ │ + blmi cf2dd0 <__read_chk@plt+0xc8d9fc> │ │ │ │ + ldrbtmi r4, [pc], #-1549 @ df118 <__read_chk@plt+0x79d44> │ │ │ │ ldrsbtls pc, [ip], pc @ │ │ │ │ stcge 8, cr5, [r2], {162} @ 0xa2 │ │ │ │ ldrsbtlt pc, [r8], pc @ │ │ │ │ @ instruction: 0xf8df44f9 │ │ │ │ ldmdavs r2, {r3, r4, r5, r7, pc} │ │ │ │ stmibcs ip, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andge pc, r3, r7, asr r8 @ │ │ │ │ ldrbtmi r4, [r8], #1275 @ 0x4fb │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0x464a4633 │ │ │ │ strls r2, [r0, #-257] @ 0xfffffeff │ │ │ │ - stmia lr!, {r0, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blle a691c0 <__read_chk@plt+0xa03dec> │ │ │ │ + stmdb r6!, {r0, r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blle a69150 <__read_chk@plt+0xa03d7c> │ │ │ │ strtmi r4, [r0], -r4, lsr #22 │ │ │ │ bicne pc, r4, r0, asr #12 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp 7, 1, cr15, cr10, cr5, {4} │ │ │ │ + cdp 7, 5, cr15, cr2, cr5, {4} │ │ │ │ strbmi fp, [r1], -r8, ror #3 │ │ │ │ @ instruction: 0xf7854620 │ │ │ │ - tstlt r8, r2, asr #20 │ │ │ │ + tstlt r8, sl, ror sl │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ ldmdacs r9, {r5, fp, ip, sp, lr}^ │ │ │ │ ldmdale sl, {r2, r5, ip, lr, pc} │ │ │ │ stmdacs lr, {r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ ldrdcs sp, [lr], #-30 @ 0xffffffe2 @ │ │ │ │ - blmi 571a58 <__read_chk@plt+0x50c684> │ │ │ │ + blmi 5719e8 <__read_chk@plt+0x50c614> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, asr #19 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf60dd116 │ │ │ │ pop {r2, r4, r6, r7, r8, sl, fp, ip} │ │ │ │ andcs r8, r5, #240, 30 @ 0x3c0 │ │ │ │ andcs r4, r0, r9, asr r6 │ │ │ │ - mcrr 7, 8, pc, sl, cr5 @ │ │ │ │ - blx ff21d0a6 <__read_chk@plt+0xff1b7cd2> │ │ │ │ + stc 7, cr15, [r2], {133} @ 0x85 │ │ │ │ + blx ff19d036 <__read_chk@plt+0xff137c62> │ │ │ │ stmdacs lr!, {r0, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r1, r2, r5, r6, r7, ip, lr, pc}^ │ │ │ │ strb sp, [r1, r4, ror #1] │ │ │ │ adcsle r2, pc, r0, lsl #26 │ │ │ │ ldrb r4, [pc, r8, lsr #12] │ │ │ │ @ instruction: 0xe7dd2079 │ │ │ │ - bl ff19d04c <__read_chk@plt+0xff137c78> │ │ │ │ - eorseq pc, r3, r6, lsl #14 │ │ │ │ + bl fff9cfdc <__read_chk@plt+0xfff37c08> │ │ │ │ + eorseq pc, r3, r6, ror r7 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq pc, [r3], -lr @ │ │ │ │ + eorseq pc, r3, lr, ror #14 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r0, r8, r0, lsl #26 │ │ │ │ - @ instruction: 0x00180cf8 │ │ │ │ - andseq r6, r7, r6, asr #30 │ │ │ │ + andseq r0, r8, r4, lsl ip │ │ │ │ + andseq r0, r8, ip, lsl #24 │ │ │ │ + andseq r6, r7, sl, asr lr │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ - mlaseq r3, r0, r6, pc @ │ │ │ │ + eorseq pc, r3, r0, lsl #14 │ │ │ │ svcmi 0x00f8e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ rsbshi pc, r0, #14614528 @ 0xdf0000 │ │ │ │ strmi r4, [r7], -sp, lsl #12 │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ tstphi r3, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ movwcs r2, #8707 @ 0x2203 │ │ │ │ cmnle sl, r0, lsl #26 │ │ │ │ @ instruction: 0x46200114 │ │ │ │ - cdp2 1, 4, cr15, cr14, cr10, {0} │ │ │ │ + ldc2l 1, cr15, [r6, #40]! @ 0x28 │ │ │ │ strtmi r4, [r2], -r6, lsl #12 │ │ │ │ @ instruction: 0xf7854629 │ │ │ │ - @ instruction: 0xf06fe8d2 │ │ │ │ + @ instruction: 0xf06fe90a │ │ │ │ stmib r6, {r0, r8, r9}^ │ │ │ │ cmncs pc, #0, 10 │ │ │ │ vand d22, d0, d19 │ │ │ │ cmnvs r3, r4, lsl r3 │ │ │ │ stmib r6, {r1, r2, r3, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r5, [fp], #-1282 @ 0xfffffafe │ │ │ │ - blmi fe437980 <__read_chk@plt+0xfe3d25ac> │ │ │ │ + blmi fe437910 <__read_chk@plt+0xfe3d253c> │ │ │ │ mvnsvs r4, fp, ror r4 │ │ │ │ @ instruction: 0x2320b937 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ rscspl r4, r2, r0, lsr r6 │ │ │ │ svchi 0x00f8e8bd │ │ │ │ movwcc r6, #6203 @ 0x183b │ │ │ │ - blmi fe2d36a4 <__read_chk@plt+0xfe26e2d0> │ │ │ │ + blmi fe2d3634 <__read_chk@plt+0xfe26e260> │ │ │ │ ldreq pc, [r0], #-263 @ 0xfffffef9 │ │ │ │ andsls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ vmax.s8 d20, d16, d19 │ │ │ │ ldrbtmi r5, [r9], #532 @ 0x214 │ │ │ │ andge pc, r3, r8, asr r8 @ │ │ │ │ andhi pc, ip, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xe01144f8 │ │ │ │ @@ -124874,24 +124846,24 @@ │ │ │ │ addsmi r6, sl, #835584 @ 0xcc000 │ │ │ │ @ instruction: 0xf85bd00c │ │ │ │ movwcc r3, #6928 @ 0x1b10 │ │ │ │ ldmdbvs r2!, {r0, r1, r2, r3, ip, lr, pc}^ │ │ │ │ stccc 8, cr15, [ip], {91} @ 0x5b │ │ │ │ @ instruction: 0xd1e94293 │ │ │ │ @ instruction: 0xf7a24640 │ │ │ │ - strb pc, [r5, r3, asr #22]! @ │ │ │ │ + strb pc, [r5, r1, asr #22]! @ │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ - @ instruction: 0xf85bfb3f │ │ │ │ + @ instruction: 0xf85bfb3d │ │ │ │ movwcc r3, #6928 @ 0x1b10 │ │ │ │ stccs 1, cr13, [r0, #-956] @ 0xfffffc44 │ │ │ │ sbcshi pc, r1, r0, asr #32 │ │ │ │ movwcc r6, #6203 @ 0x183b │ │ │ │ @ instruction: 0xf8dfd0bf │ │ │ │ @ instruction: 0x463791bc │ │ │ │ - beq 11b480 <__read_chk@plt+0xb60ac> │ │ │ │ + beq 11b410 <__read_chk@plt+0xb603c> │ │ │ │ @ instruction: 0xf10744f9 │ │ │ │ @ instruction: 0xf10a0c20 │ │ │ │ ldmdb r4, {r0, fp} │ │ │ │ ldrcc r0, [r0, -pc] │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ @ instruction: 0xf8543410 │ │ │ │ movwcc r3, #7184 @ 0x1c10 │ │ │ │ @@ -124904,51 +124876,51 @@ │ │ │ │ stmdavs r9!, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andle r3, r7, r1, lsl #2 │ │ │ │ @ instruction: 0xf8514629 │ │ │ │ sadd16mi r0, sl, r0 │ │ │ │ andcc r3, r1, r1, lsl #6 │ │ │ │ andcc sp, r2, #1073741886 @ 0x4000003e │ │ │ │ @ instruction: 0x46200114 │ │ │ │ - stc2l 1, cr15, [r8, #40] @ 0x28 │ │ │ │ + ldc2l 1, cr15, [r0, #-40]! @ 0xffffffd8 │ │ │ │ strtmi r4, [r2], -r6, lsl #12 │ │ │ │ @ instruction: 0xf7852100 │ │ │ │ - movwcs lr, #2124 @ 0x84c │ │ │ │ + movwcs lr, #2180 @ 0x884 │ │ │ │ andeq pc, r1, #111 @ 0x6f │ │ │ │ movwcs lr, #2502 @ 0x9c6 │ │ │ │ cmncs pc, r3, asr sl @ │ │ │ │ movwcc lr, #10694 @ 0x29c6 │ │ │ │ tstppl r4, #64, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x61b2447a │ │ │ │ stmib r6, {r4, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r1, [sl], #-772 @ 0xfffffcfc │ │ │ │ svccs 0x000061f2 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf43f3301 │ │ │ │ - blmi 128b1a4 <__read_chk@plt+0x1225dd0> │ │ │ │ + blmi 128b134 <__read_chk@plt+0x1225d60> │ │ │ │ andge pc, r3, r8, asr r8 @ │ │ │ │ mcrrmi 9, 7, r6, sl, cr3 @ │ │ │ │ ldmdbeq r0, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r4, -pc]! @ │ │ │ │ ldrbtmi r4, [r8], #1148 @ 0x47c │ │ │ │ @ instruction: 0xf8dae011 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x07183115 │ │ │ │ @ instruction: 0xf859d404 │ │ │ │ ldmdbvs r3!, {r4, sl, fp, sp} │ │ │ │ mulle ip, sl, r2 │ │ │ │ - blcc 51d56c <__read_chk@plt+0x4b8198> │ │ │ │ + blcc 51d4fc <__read_chk@plt+0x4b8128> │ │ │ │ andle r3, pc, r1, lsl #6 │ │ │ │ @ instruction: 0xf8596973 │ │ │ │ addsmi r2, sl, #12, 24 @ 0xc00 │ │ │ │ strtmi sp, [r0], -r9, ror #3 │ │ │ │ - blx ff21d2a4 <__read_chk@plt+0xff1b7ed0> │ │ │ │ + blx ff19d234 <__read_chk@plt+0xff137e60> │ │ │ │ strbmi lr, [r0], -r5, ror #15 │ │ │ │ - blx ff11d2ac <__read_chk@plt+0xff0b7ed8> │ │ │ │ - blcc 51d58c <__read_chk@plt+0x4b81b8> │ │ │ │ + blx ff09d23c <__read_chk@plt+0xff037e68> │ │ │ │ + blcc 51d51c <__read_chk@plt+0x4b8148> │ │ │ │ mvnle r3, r1, lsl #6 │ │ │ │ cmple ip, r0, lsl #30 │ │ │ │ @ instruction: 0xf04f2320 │ │ │ │ stccs 14, cr0, [r0, #-8] │ │ │ │ svcge 0x0040f43f │ │ │ │ andcc r6, r1, #2752512 @ 0x2a0000 │ │ │ │ svcge 0x003cf43f │ │ │ │ @@ -124959,127 +124931,127 @@ │ │ │ │ stceq 1, cr15, [r8], {165} @ 0xa5 │ │ │ │ ldm r4, {r4, r8, sl, ip, sp} │ │ │ │ cpsid , #15 │ │ │ │ stm ip, {r0, r9, sl, fp} │ │ │ │ ldrcc r0, [r0], #-15 │ │ │ │ stmdb r5, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ movwcc r8, #6148 @ 0x1804 │ │ │ │ - b 14d3c34 <__read_chk@plt+0x146e860> │ │ │ │ + b 14d3bc4 <__read_chk@plt+0x146e7f0> │ │ │ │ @ instruction: 0xf04f130e │ │ │ │ @ instruction: 0x463032ff │ │ │ │ pop {r1, r4, r5, r6, r7, ip, lr} │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xf43f3301 │ │ │ │ @ instruction: 0x4601aef9 │ │ │ │ @ instruction: 0xf8512302 │ │ │ │ sadd16mi r0, sl, r0 │ │ │ │ andcc r3, r1, r1, lsl #6 │ │ │ │ andcc sp, r2, #1073741886 @ 0x4000003e │ │ │ │ @ instruction: 0x4648e6f0 │ │ │ │ @ instruction: 0xf7a246c2 │ │ │ │ - smlsldx pc, lr, pc, sl @ │ │ │ │ + smlsldx pc, lr, sp, sl @ │ │ │ │ cdpeq 1, 0, cr15, cr3, cr10, {0} │ │ │ │ movwne lr, #59983 @ 0xea4f │ │ │ │ ldmdavs sl!, {r0, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f3201 │ │ │ │ stmdavs sl!, {r1, r3, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f3201 │ │ │ │ - bmi 38b0b4 <__read_chk@plt+0x325ce0> │ │ │ │ + bmi 38b044 <__read_chk@plt+0x325c70> │ │ │ │ andge pc, r2, r8, asr r8 @ │ │ │ │ ldmdavs fp!, {r0, r1, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ adcle r3, pc, r1, lsl #6 │ │ │ │ ldreq pc, [r0], #-263 @ 0xfffffef9 │ │ │ │ stmdavs fp!, {r0, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f3301 │ │ │ │ @ instruction: 0xe729af7d │ │ │ │ - eorseq pc, r3, r0, lsl r6 @ │ │ │ │ - andseq r7, r9, r2, lsl #23 │ │ │ │ - andseq fp, r6, r0, ror #11 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x00180bf6 │ │ │ │ - @ instruction: 0x00180bd8 │ │ │ │ - andseq r0, r8, r4, asr #23 │ │ │ │ - andseq r7, r9, r8, ror sl │ │ │ │ - @ instruction: 0x0016b4d2 │ │ │ │ - andseq r0, r8, r0, lsl #22 │ │ │ │ - andseq r0, r8, r2, lsl fp │ │ │ │ - strdeq ip, [ip], -r0 @ │ │ │ │ + eorseq pc, r3, r0, lsl #13 │ │ │ │ + mulseq r9, r6, sl │ │ │ │ + andseq fp, r6, r8, lsr #10 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r0, r8, sl, lsl #22 │ │ │ │ + andseq r0, r8, ip, ror #21 │ │ │ │ + @ instruction: 0x00180ad8 │ │ │ │ + andseq r7, r9, ip, lsl #19 │ │ │ │ + andseq fp, r6, sl, lsl r4 │ │ │ │ + andseq r0, r8, r4, lsl sl │ │ │ │ + andseq r0, r8, r6, lsr #20 │ │ │ │ + strdeq ip, [ip], -r4 @ │ │ │ │ ldrb fp, [r5, #258]! @ 0x102 │ │ │ │ svclt 0x00004770 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bmi e70d80 <__read_chk@plt+0xe0b9ac> │ │ │ │ - blmi e70da0 <__read_chk@plt+0xe0b9cc> │ │ │ │ + bmi e70d10 <__read_chk@plt+0xe0b93c> │ │ │ │ + blmi e70d30 <__read_chk@plt+0xe0b95c> │ │ │ │ addlt r4, r7, sl, ror r4 │ │ │ │ svcmi 0x00354688 │ │ │ │ streq lr, [r8, #-2981] @ 0xfffff45b │ │ │ │ ldmpl r3, {r1, r2, r9, sl, lr}^ │ │ │ │ strcc r4, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ @ instruction: 0xf1019304 │ │ │ │ addmi pc, r5, #7872 @ 0x1ec0 │ │ │ │ strmi fp, [r1], r8, lsr #30 │ │ │ │ @ instruction: 0x4622d33d │ │ │ │ strbmi r4, [r1], -r1, asr #9 │ │ │ │ @ instruction: 0xf1084630 │ │ │ │ - strbmi pc, [r9], -sp, ror #18 @ │ │ │ │ + @ instruction: 0x4649f915 │ │ │ │ @ instruction: 0x464d4630 │ │ │ │ - cdp2 1, 13, cr15, cr2, cr8, {0} │ │ │ │ + cdp2 1, 7, cr15, cr10, cr8, {0} │ │ │ │ ldmpl ip!, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ andle r4, sp, #641728512 @ 0x26400000 │ │ │ │ eorcs r2, r0, r0, lsl #2 │ │ │ │ - blx 81b9b2 <__read_chk@plt+0x7b65de> │ │ │ │ + blx ff21b940 <__read_chk@plt+0xff1b656c> │ │ │ │ @ instruction: 0xf1096823 │ │ │ │ @ instruction: 0xf5030901 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ ldmle r1!, {r0, r1, r3, r6, r8, sl, lr}^ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ - cdp2 1, 11, cr15, cr6, cr8, {0} │ │ │ │ + cdp2 1, 5, cr15, cr14, cr8, {0} │ │ │ │ ldmpl fp!, {r0, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7856818 │ │ │ │ - blls 21ac28 <__read_chk@plt+0x1b5854> │ │ │ │ + blls 21ac98 <__read_chk@plt+0x1b58c4> │ │ │ │ stmdage r4, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 101b9ea <__read_chk@plt+0xfb6616> │ │ │ │ - blmi 531e18 <__read_chk@plt+0x4cca44> │ │ │ │ + blx ffa1b978 <__read_chk@plt+0xff9b65a4> │ │ │ │ + blmi 531da8 <__read_chk@plt+0x4cc9d4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 239634 <__read_chk@plt+0x1d4260> │ │ │ │ + blls 2395c4 <__read_chk@plt+0x1d41f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r5, r0, lsl #6 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0x462083f0 │ │ │ │ - stcl 7, cr15, [lr], #-532 @ 0xfffffdec │ │ │ │ + stc 7, cr15, [r6], #532 @ 0x214 │ │ │ │ stmdbeq r1, {r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10a4648 │ │ │ │ - @ instruction: 0x464afc9f │ │ │ │ + strbmi pc, [sl], -r7, asr #24 @ │ │ │ │ strtmi r4, [fp], -r1, lsr #12 │ │ │ │ strls sl, [r0], #-3075 @ 0xfffff3fd │ │ │ │ @ instruction: 0xf1019004 │ │ │ │ ldmib sp, {r0, r2, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ str r9, [lr, r3, lsl #8]! │ │ │ │ - ldmib ip, {r0, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq pc, r3, r4, asr r3 @ │ │ │ │ + b 61d3a8 <__read_chk@plt+0x5b7fd4> │ │ │ │ + eorseq pc, r3, r4, asr #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r3, r0, asr #6 │ │ │ │ + ldrhteq pc, [r3], -r0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq pc, r3, r0, asr #5 │ │ │ │ + eorseq pc, r3, r0, lsr r3 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stceq 8, cr15, [r0], #-816 @ 0xfffffcd0 │ │ │ │ ldmdbpl r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - stclvc 5, cr15, [pc, #-692]! @ df380 <__read_chk@plt+0x79fac> │ │ │ │ + stclvc 5, cr15, [pc, #-692]! @ df310 <__read_chk@plt+0x79f3c> │ │ │ │ stmdbmi ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi sl, [sp], #-3866 @ 0xfffff0e6 │ │ │ │ stmdbpl ip!, {r1, r2, r3, r9, sl, lr} │ │ │ │ strbtls r6, [sp], #2084 @ 0x824 │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ movwcs lr, #27085 @ 0x69cd │ │ │ │ ldmdbcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -125088,31 +125060,31 @@ │ │ │ │ tstls r0, fp, ror r4 │ │ │ │ andls r4, lr, sp, lsl r6 │ │ │ │ movwcs r9, #772 @ 0x304 │ │ │ │ stmiapl sp!, {r3, r4, r8, r9, ip, pc} │ │ │ │ andls sl, r3, #102400 @ 0x19000 │ │ │ │ stmdavs sl!, {r0, r3, r4, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf502603b │ │ │ │ - blls fff33f78 <__read_chk@plt+0xffeceba4> │ │ │ │ + blls fff33f08 <__read_chk@plt+0xffeceb34> │ │ │ │ strls r9, [r9, #-781] @ 0xfffffcf3 │ │ │ │ ldrbeq pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ @ instruction: 0xf7a59005 │ │ │ │ - @ instruction: 0xf025fabb │ │ │ │ + @ instruction: 0xf025fab9 │ │ │ │ @ instruction: 0xf024fd1d │ │ │ │ mcrcs 8, 0, pc, cr0, cr7, {1} @ │ │ │ │ @ instruction: 0x4632bfd8 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf5039b10 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ svclt 0x00dc3280 │ │ │ │ ldmne r3, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ stmdals r2, {r1, r8, r9, ip, pc} │ │ │ │ - cdp2 1, 3, cr15, cr2, cr8, {0} │ │ │ │ - blx ff69badc <__read_chk@plt+0xff636708> │ │ │ │ + ldc2l 1, cr15, [sl, #32] │ │ │ │ + blx 209ba6c <__read_chk@plt+0x2036698> │ │ │ │ cdpcs 14, 0, cr9, cr0, cr6, {0} │ │ │ │ mvnshi pc, #0 │ │ │ │ mrrcne 8, 3, r6, sp, cr3 │ │ │ │ strbhi pc, [r7], #-0 @ │ │ │ │ strtmi r2, [r8], r0, lsl #10 │ │ │ │ @ instruction: 0xf856e007 │ │ │ │ strcc r3, [r1, #-3856] @ 0xfffff0f0 │ │ │ │ @@ -125122,77 +125094,77 @@ │ │ │ │ ldmvs r0!, {r0, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r2, r0, lsl #16 │ │ │ │ ldc2 1, cr15, [r0], #4 │ │ │ │ mvnle r4, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xf10168b0 │ │ │ │ strmi pc, [r0], fp, lsr #25 │ │ │ │ @ instruction: 0xf8cde7e9 │ │ │ │ - blls 33f810 <__read_chk@plt+0x2da43c> │ │ │ │ - beq 181bb38 <__read_chk@plt+0x17b6764> │ │ │ │ + blls 33f7a0 <__read_chk@plt+0x2da3cc> │ │ │ │ + beq 181bac8 <__read_chk@plt+0x17b66f4> │ │ │ │ @ instruction: 0x46209a11 │ │ │ │ @ instruction: 0xf50dac31 │ │ │ │ ldmdavs fp, {r0, r2, r5, r6, fp, ip, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bne fe7b9888 <__read_chk@plt+0xfe7544b4> │ │ │ │ + bne fe7b9818 <__read_chk@plt+0xfe754444> │ │ │ │ svclt 0x00b82b01 │ │ │ │ - blcc 128328 <__read_chk@plt+0xc2f54> │ │ │ │ + blcc 1282b8 <__read_chk@plt+0xc2ee4> │ │ │ │ @ instruction: 0xf123930c │ │ │ │ - strtmi pc, [r3], -sp, asr #27 │ │ │ │ + @ instruction: 0x4623fd75 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ eorscs r4, ip, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf7842100 │ │ │ │ - strmi lr, [r3], -r0, lsl #29 │ │ │ │ + @ instruction: 0x4603eeb8 │ │ │ │ ldrmi r3, [r8, #828] @ 0x33c │ │ │ │ @ instruction: 0xf10dd1f6 │ │ │ │ eorcs r0, r8, #108, 22 @ 0x1b000 │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ - cdp 7, 7, cr15, cr4, cr4, {4} │ │ │ │ + cdp 7, 10, cr15, cr12, cr4, {4} │ │ │ │ tstcs r0, sp, lsl r2 │ │ │ │ movwcs r4, #5696 @ 0x1640 │ │ │ │ andmi pc, r4, fp, asr #17 │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ - cdp 7, 6, cr15, cr10, cr4, {4} │ │ │ │ + cdp 7, 10, cr15, cr2, cr4, {4} │ │ │ │ eorscs sl, r0, #37888 @ 0x9400 │ │ │ │ tstcs r0, r8, lsl r6 │ │ │ │ @ instruction: 0xf784930a │ │ │ │ - blls fff9b104 <__read_chk@plt+0xfff35d30> │ │ │ │ + blls fff9b174 <__read_chk@plt+0xfff35da0> │ │ │ │ tstpeq r0, #19 @ p-variant is OBSOLETE │ │ │ │ - blls 4443cc <__read_chk@plt+0x3deff8> │ │ │ │ + blls 44435c <__read_chk@plt+0x3def88> │ │ │ │ adchi pc, r9, #0 │ │ │ │ @ instruction: 0xf8dfb133 │ │ │ │ ldrbtmi r0, [r8], #-2092 @ 0xfffff7d4 │ │ │ │ - @ instruction: 0xf90cf7a2 │ │ │ │ + @ instruction: 0xf90af7a2 │ │ │ │ ldrdmi pc, [r4], -fp │ │ │ │ stmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r9, [fp], #-2570 @ 0xfffff5f6 │ │ │ │ @ instruction: 0xf8df6023 │ │ │ │ ldrbtmi r3, [fp], #-2076 @ 0xfffff7e4 │ │ │ │ movwcs r6, #28771 @ 0x7063 │ │ │ │ @ instruction: 0xf89d6013 │ │ │ │ @ instruction: 0xf0433394 │ │ │ │ @ instruction: 0xf88d0201 │ │ │ │ - bls ffee8604 <__read_chk@plt+0xffe83230> │ │ │ │ + bls ffee8594 <__read_chk@plt+0xffe831c0> │ │ │ │ movweq pc, #12355 @ 0x3043 @ │ │ │ │ @ instruction: 0xf88db162 │ │ │ │ @ instruction: 0xf8df3394 │ │ │ │ - bls 36d7b4 <__read_chk@plt+0x3083e0> │ │ │ │ + bls 36d744 <__read_chk@plt+0x308370> │ │ │ │ mvnvs r4, #2063597568 @ 0x7b000000 │ │ │ │ ubfxcc pc, pc, #17, #21 │ │ │ │ strtvs r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ subsvs r2, r3, r3, lsl #6 │ │ │ │ - bls 2687e0 <__read_chk@plt+0x20340c> │ │ │ │ + bls 268770 <__read_chk@plt+0x20339c> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8db82b4 │ │ │ │ teqcs ip, #4 │ │ │ │ - blx 1a7bea <__read_chk@plt+0x142816> │ │ │ │ + blx 1a7b7a <__read_chk@plt+0x1427a6> │ │ │ │ @ instruction: 0xf5022304 │ │ │ │ @ instruction: 0xf8437234 │ │ │ │ addsmi r1, r3, #60, 22 @ 0xf000 │ │ │ │ - blls 353fe4 <__read_chk@plt+0x2eec10> │ │ │ │ + blls 353f74 <__read_chk@plt+0x2eeba0> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf05420f4 │ │ │ │ msrlt (UNDEF: 120), r1 │ │ │ │ @ instruction: 0xf5039b05 │ │ │ │ @@ -125215,53 +125187,53 @@ │ │ │ │ movwls r5, #22731 @ 0x58cb │ │ │ │ movwls r2, #62208 @ 0xf300 │ │ │ │ @ instruction: 0x3768f8df │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ @ instruction: 0xf0039bfa │ │ │ │ movwls r0, #45826 @ 0xb302 │ │ │ │ ldmdavs r8, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - ldc 7, cr15, [ip], #-532 @ 0xfffffdec │ │ │ │ + ldcl 7, cr15, [r4], #-532 @ 0xfffffdec │ │ │ │ ldmdavs r8, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ tstcs r0, r7, lsr #4 │ │ │ │ ldc2 0, cr15, [ip, #1016]! @ 0x3f8 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrbmi r2, [r8], -r1, lsl #8 │ │ │ │ @ instruction: 0xf5034641 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r3, {r7, r9, sp}^ │ │ │ │ @ instruction: 0xf1c36852 │ │ │ │ strls r0, [r1], #-769 @ 0xfffffcff │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ - blx ff79d7e6 <__read_chk@plt+0xff738412> │ │ │ │ + blx ff79d776 <__read_chk@plt+0xff7383a2> │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ andhi pc, fp, #0 │ │ │ │ @ instruction: 0xf0fe4621 │ │ │ │ @ instruction: 0xf8dafda3 │ │ │ │ setend le │ │ │ │ adcmi pc, r8, #203776 @ 0x31c00 │ │ │ │ strtmi fp, [r9], -r8, lsr #30 │ │ │ │ mvnshi pc, r0, asr #1 │ │ │ │ @ instruction: 0xf1089802 │ │ │ │ - blls 3ded64 <__read_chk@plt+0x379990> │ │ │ │ + blls 3deb94 <__read_chk@plt+0x3797c0> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ vst4. {d24,d26,d28,d30}, [pc :128] │ │ │ │ @ instruction: 0xf1077016 │ │ │ │ - strmi pc, [r4], -r5, lsl #24 │ │ │ │ - blx ff21d838 <__read_chk@plt+0xff1b8464> │ │ │ │ + strmi pc, [r4], -sp, lsr #23 │ │ │ │ + blx ff21d7c8 <__read_chk@plt+0xff1b83f4> │ │ │ │ strmi r4, [r2], -r3, lsr #12 │ │ │ │ andcs r9, r2, r4, lsl #18 │ │ │ │ - blx 151bcfe <__read_chk@plt+0x14b692a> │ │ │ │ + blx fff1bc8c <__read_chk@plt+0xffeb68b8> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdble r7!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2115f893 │ │ │ │ @ instruction: 0xf1400712 │ │ │ │ @ instruction: 0xf10480f8 │ │ │ │ - bcs 3b0204 <__read_chk@plt+0x34ae30> │ │ │ │ + bcs 3b0194 <__read_chk@plt+0x34adc0> │ │ │ │ rscshi pc, r3, r0, lsl #4 │ │ │ │ @ instruction: 0xf851990a │ │ │ │ stccs 0, cr4, [r0], {34} @ 0x22 │ │ │ │ msrhi CPSR_fsc, #0 │ │ │ │ @ instruction: 0xf2002c0d │ │ │ │ stccs 0, cr8, [sp], {234} @ 0xea │ │ │ │ andge sp, r2, #68, 16 @ 0x440000 │ │ │ │ @@ -125278,102 +125250,102 @@ │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ @ instruction: 0xf7859308 │ │ │ │ - blls 319f88 <__read_chk@plt+0x2b4bb4> │ │ │ │ + blls 319ff8 <__read_chk@plt+0x2b4c24> │ │ │ │ @ instruction: 0xf5036801 │ │ │ │ @ instruction: 0xf8315340 │ │ │ │ @ instruction: 0xf8930014 │ │ │ │ @ instruction: 0xf4102115 │ │ │ │ @ instruction: 0xf3c27f80 │ │ │ │ @ instruction: 0xf04002c0 │ │ │ │ cmnlt r2, r1, lsl #3 │ │ │ │ strle r0, [sl, #-1345] @ 0xfffffabf │ │ │ │ @ instruction: 0x0638f8df │ │ │ │ movwls r4, #34337 @ 0x8621 │ │ │ │ @ instruction: 0xf7854478 │ │ │ │ - blls 31ac50 <__read_chk@plt+0x2b587c> │ │ │ │ + blls 31acc0 <__read_chk@plt+0x2b58ec> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 2, cr8, [sp], {232} @ 0xe8 │ │ │ │ @ instruction: 0x2c3fd9bb │ │ │ │ msrhi CPSR_x, r0 │ │ │ │ - blcs 1065cc <__read_chk@plt+0xa11f8> │ │ │ │ + blcs 10655c <__read_chk@plt+0xa1188> │ │ │ │ orrshi pc, r6, r0 │ │ │ │ mrrcne 8, 1, r6, sl, cr11 │ │ │ │ - bls 28f620 <__read_chk@plt+0x22a24c> │ │ │ │ + bls 28f5b0 <__read_chk@plt+0x22a1dc> │ │ │ │ orr sp, pc, r5, lsl #2 │ │ │ │ svccc 0x0010f852 │ │ │ │ @ instruction: 0xf0001c58 │ │ │ │ adcmi r8, r3, #-1073741790 @ 0xc0000022 │ │ │ │ @ instruction: 0xf8dad1f8 │ │ │ │ ldrmi r0, [r1], r0 │ │ │ │ - blx f1bde2 <__read_chk@plt+0xeb6a0e> │ │ │ │ + blx f1bd72 <__read_chk@plt+0xeb699e> │ │ │ │ vhsub.s8 d4, d16, d5 │ │ │ │ strtmi r8, [r9], -fp, lsl #5 │ │ │ │ @ instruction: 0xf1089802 │ │ │ │ - blls 35ec48 <__read_chk@plt+0x2f9874> │ │ │ │ + blls 35ea78 <__read_chk@plt+0x2f96a4> │ │ │ │ ldmdavs fp, {sl, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blne 1839b68 <__read_chk@plt+0x17d4794> │ │ │ │ + blne 1839af8 <__read_chk@plt+0x17d4724> │ │ │ │ ldrdcc pc, [ip], -r9 │ │ │ │ and fp, ip, fp, lsr r9 │ │ │ │ strcc r2, [r1], #-256 @ 0xffffff00 │ │ │ │ - @ instruction: 0xf8def108 │ │ │ │ + @ instruction: 0xf886f108 │ │ │ │ ldrdcc pc, [ip], -r9 │ │ │ │ ldcpl 1, cr11, [r8, #-172] @ 0xffffff54 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r8, r9, fp, ip} │ │ │ │ - blcs 10f67c <__read_chk@plt+0xaa2a8> │ │ │ │ + blcs 10f60c <__read_chk@plt+0xaa238> │ │ │ │ @ instruction: 0xf8d9dcf2 │ │ │ │ eors r4, r3, r4 │ │ │ │ orrlt r9, r3, #6144 @ 0x1800 │ │ │ │ movwcc r6, #6171 @ 0x181b │ │ │ │ ldmib sp, {r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ tstle r4, r6, lsl #4 │ │ │ │ @ instruction: 0xf854e029 │ │ │ │ movwcc r3, #7952 @ 0x1f10 │ │ │ │ stmdavs r3!, {r0, r2, r5, ip, lr, pc}^ │ │ │ │ @ instruction: 0xd1f84293 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blx 11be52 <__read_chk@plt+0xb6a7e> │ │ │ │ + blx 11bde2 <__read_chk@plt+0xb6a0e> │ │ │ │ vhsub.s8 d4, d16, d5 │ │ │ │ @ instruction: 0x46298259 │ │ │ │ @ instruction: 0xf1089802 │ │ │ │ - blls 35ebd8 <__read_chk@plt+0x2f9804> │ │ │ │ + blls 35ea08 <__read_chk@plt+0x2f9634> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs lr, {r7, r9, ip, sp}^ │ │ │ │ - blne 1e79df8 <__read_chk@plt+0x1e14a24> │ │ │ │ + blne 1e79d88 <__read_chk@plt+0x1e149b4> │ │ │ │ ldmdblt r3!, {r8, sl, sp} │ │ │ │ tstcs r0, fp │ │ │ │ @ instruction: 0xf1083501 │ │ │ │ - stmiavs r3!, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiavs r3!, {r0, r1, r2, r3, r6, fp, ip, sp, lr, pc}^ │ │ │ │ ldclpl 1, cr11, [r8, #-172] @ 0xffffff54 │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r6, r8, r9, fp, ip} │ │ │ │ - blcs 10f6e8 <__read_chk@plt+0xaa314> │ │ │ │ + blcs 10f678 <__read_chk@plt+0xaa2a4> │ │ │ │ stcls 12, cr13, [r7], {243} @ 0xf3 │ │ │ │ @ instruction: 0xf10a4650 │ │ │ │ - stmdals lr, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals lr, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf8cef10a │ │ │ │ + @ instruction: 0xf876f10a │ │ │ │ stmdavs r8!, {r0, r1, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strdcs r8, [r0, -sp] │ │ │ │ stc2 0, cr15, [r8], #1016 @ 0x3f8 │ │ │ │ @ instruction: 0xf0fe4628 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ ldc2l 0, cr15, [r6], #-1016 @ 0xfffffc08 │ │ │ │ ldmdavs r8, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - bl 61d8d8 <__read_chk@plt+0x5b8504> │ │ │ │ + bl 141d868 <__read_chk@plt+0x13b8494> │ │ │ │ @ instruction: 0xf7a52000 │ │ │ │ - blls 4dddb0 <__read_chk@plt+0x4789dc> │ │ │ │ + blls 4ddd38 <__read_chk@plt+0x478964> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df81d3 │ │ │ │ @ instruction: 0xf8df24fc │ │ │ │ ldrbtmi r3, [sl], #-1228 @ 0xfffffb34 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, ror #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -125401,27 +125373,27 @@ │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0xf0e500bc │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, fp, lsl sl │ │ │ │ @ instruction: 0x071b9bfa │ │ │ │ andshi pc, pc, #0, 2 │ │ │ │ @ instruction: 0xf6ff2c00 │ │ │ │ - bls 50b580 <__read_chk@plt+0x4a61ac> │ │ │ │ + bls 50b510 <__read_chk@plt+0x4a613c> │ │ │ │ svclt 0x00d72a00 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf5039b10 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ svclt 0x00dc3280 │ │ │ │ ldmne r3, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ - blls 1c4780 <__read_chk@plt+0x15f3ac> │ │ │ │ + blls 1c4710 <__read_chk@plt+0x15f33c> │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ rschi pc, r0, r0 │ │ │ │ @ instruction: 0xf0fe2100 │ │ │ │ @ instruction: 0xf108fc3b │ │ │ │ - @ instruction: 0xf02cfd0b │ │ │ │ + @ instruction: 0xf02cfcb3 │ │ │ │ @ instruction: 0xf8d9ff7f │ │ │ │ ldmvs sl, {ip, sp} │ │ │ │ @ instruction: 0x4790b112 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d39a0f │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ @@ -125429,140 +125401,140 @@ │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ @ instruction: 0xf7cfb13a │ │ │ │ @ instruction: 0xf8d9fac3 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ ldmdavs r8!, {r0, r4, r9, fp, ip, pc} │ │ │ │ - blcs 126638 <__read_chk@plt+0xc1264> │ │ │ │ + blcs 1265c8 <__read_chk@plt+0xc11f4> │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ movwls r3, #51969 @ 0xcb01 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ tstcs r0, fp, ror #2 │ │ │ │ stc2 0, cr15, [lr], {254} @ 0xfe │ │ │ │ tstcs r0, ip, lsl #24 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ strtmi r9, [r2], -r2, lsl #16 │ │ │ │ @ instruction: 0xf7ff1c65 │ │ │ │ @ instruction: 0xe63bfc93 │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcs 139f48 <__read_chk@plt+0xd4b74> │ │ │ │ + blcs 139ed8 <__read_chk@plt+0xd4b04> │ │ │ │ ldcls 0, cr13, [r4], {120} @ 0x78 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ - bls 440178 <__read_chk@plt+0x3dada4> │ │ │ │ + bls 440108 <__read_chk@plt+0x3dad34> │ │ │ │ svclt 0x00182a00 │ │ │ │ fldmdbxle r8!, {d2-d1} @ Deprecated │ │ │ │ @ instruction: 0xffc2f7cd │ │ │ │ ldmdavs r8, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r1], -r6, lsr #3 │ │ │ │ - blx ffc1c01e <__read_chk@plt+0xffbb6c4a> │ │ │ │ + blx ffc1bfae <__read_chk@plt+0xffbb6bda> │ │ │ │ tstcs r0, r2, lsl #24 │ │ │ │ @ instruction: 0xf1081c60 │ │ │ │ - @ instruction: 0xf109fb75 │ │ │ │ - tstpcs r0, r9, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf108fb1d │ │ │ │ + smlabtcs r0, r1, pc, pc @ │ │ │ │ @ instruction: 0xf1081ca0 │ │ │ │ - @ instruction: 0xf109fb6f │ │ │ │ - tstpcs r0, r3, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf108fb17 │ │ │ │ + @ instruction: 0x2100ffbb │ │ │ │ strtmi r9, [r0], -sp, lsl #20 │ │ │ │ - blx 181dc44 <__read_chk@plt+0x17b8870> │ │ │ │ - @ instruction: 0xf7842005 │ │ │ │ - @ instruction: 0xf8daeff0 │ │ │ │ + blx 181dbd4 <__read_chk@plt+0x17b8800> │ │ │ │ + @ instruction: 0xf7852005 │ │ │ │ + @ instruction: 0xf8dae828 │ │ │ │ setend le │ │ │ │ addmi pc, r5, #4112384 @ 0x3ec000 │ │ │ │ qadd8mi fp, r9, r8 │ │ │ │ cmnphi pc, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1089802 │ │ │ │ - ldmdavs r8!, {r0, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r8!, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ smlabbcs r0, r1, r1, r8 │ │ │ │ - blx ff21c06e <__read_chk@plt+0xff1b6c9a> │ │ │ │ - blls fff19460 <__read_chk@plt+0xffeb408c> │ │ │ │ + blx ff21bffe <__read_chk@plt+0xff1b6c2a> │ │ │ │ + blls fff193f0 <__read_chk@plt+0xffeb401c> │ │ │ │ teqle r7, r0, lsl #22 │ │ │ │ @ instruction: 0x07d99bfa │ │ │ │ tstcs r0, r4, lsr r4 │ │ │ │ @ instruction: 0xf1072007 │ │ │ │ - strb pc, [pc, #3999]! @ e0c2b <__read_chk@plt+0x7b857> @ │ │ │ │ + strb pc, [pc, #3911]! @ e0b63 <__read_chk@plt+0x7b78f> @ │ │ │ │ andls r9, r8, #1207959552 @ 0x48000000 │ │ │ │ @ instruction: 0xf7859113 │ │ │ │ - bls 31a770 <__read_chk@plt+0x2b539c> │ │ │ │ - blls 579c9c <__read_chk@plt+0x5148c8> │ │ │ │ + bls 31a7e0 <__read_chk@plt+0x2b540c> │ │ │ │ + blls 579c2c <__read_chk@plt+0x514858> │ │ │ │ eormi pc, r4, r0, asr r8 @ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - ldclcs 14, cr10, [pc], #-236 @ dfbbc <__read_chk@plt+0x7a7e8> │ │ │ │ + ldclcs 14, cr10, [pc], #-236 @ dfb4c <__read_chk@plt+0x7a778> │ │ │ │ mcrge 6, 1, pc, cr13, cr15, {1} @ │ │ │ │ @ instruction: 0xf8319913 │ │ │ │ @ instruction: 0xe66b0014 │ │ │ │ @ instruction: 0xff8af056 │ │ │ │ @ instruction: 0xf8dae60d │ │ │ │ setend le │ │ │ │ strmi pc, [r1], -r5, asr #19 │ │ │ │ @ instruction: 0xf054e600 │ │ │ │ ldrb pc, [r4, #3207]! @ 0xc87 @ │ │ │ │ stc2 0, cr15, [ip], {84} @ 0x54 │ │ │ │ - blcs 119434 <__read_chk@plt+0xb4060> │ │ │ │ + blcs 1193c4 <__read_chk@plt+0xb3ff0> │ │ │ │ ldclge 4, cr15, [ip, #-508] @ 0xfffffe04 │ │ │ │ - blcs 106cbc <__read_chk@plt+0xa18e8> │ │ │ │ + blcs 106c4c <__read_chk@plt+0xa1878> │ │ │ │ rscshi pc, r1, r0 │ │ │ │ strb r2, [sl, #-770]! @ 0xfffffcfe │ │ │ │ @ instruction: 0xf0139bfa │ │ │ │ sbcle r0, fp, r1, lsl #2 │ │ │ │ @ instruction: 0xe6cd9cf8 │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r8, fp, ip, pc} │ │ │ │ sbcshi pc, pc, r0, asr #32 │ │ │ │ ldmdavs r8, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ - blcc 1b9d4c <__read_chk@plt+0x154978> │ │ │ │ + blcc 1b9cdc <__read_chk@plt+0x154908> │ │ │ │ movwcs r9, #13058 @ 0x3302 │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r7, sp, lr} │ │ │ │ teqphi fp, r0 @ p-variant is OBSOLETE │ │ │ │ - blx 1e9c10a <__read_chk@plt+0x1e36d36> │ │ │ │ + blx 1e9c09a <__read_chk@plt+0x1e36cc6> │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ stc2l 7, cr15, [r0, #824] @ 0x338 │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ teqphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0fe2100 │ │ │ │ @ instruction: 0xf8dafb6b │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ stmdals r2, {r2, r3, r9, fp, ip, pc} │ │ │ │ - blx ffd9dd32 <__read_chk@plt+0xffd3895e> │ │ │ │ + blx ffd9dcc2 <__read_chk@plt+0xffd388ee> │ │ │ │ @ instruction: 0xf06f2201 │ │ │ │ stmib sp, {r1, r8, r9}^ │ │ │ │ ldr r2, [r5, #783] @ 0x30f │ │ │ │ mrrc2 0, 5, pc, r2, cr4 @ │ │ │ │ ldmdavs r3, {r0, r1, r2, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f1c58 │ │ │ │ stmibmi r1!, {r3, r6, r8, sl, fp, sp, pc} │ │ │ │ ldreq pc, [r0, #-258] @ 0xfffffefe │ │ │ │ @ instruction: 0xf04f9a0a │ │ │ │ ldrbtmi r0, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ ldmibmi lr, {r0, r1, r2, r3, r8, ip, pc} │ │ │ │ streq lr, [r4], r2, lsl #22 │ │ │ │ - bhi 59a49c <__read_chk@plt+0x5350c8> │ │ │ │ + bhi 59a42c <__read_chk@plt+0x535058> │ │ │ │ @ instruction: 0x97154479 │ │ │ │ eor r9, fp, r8, lsl #2 │ │ │ │ stmdavc r3, {r5, r8, r9, ip, sp, pc} │ │ │ │ stccs 3, cr11, [ip], {19} │ │ │ │ - blls 454348 <__read_chk@plt+0x3eef74> │ │ │ │ + blls 4542d8 <__read_chk@plt+0x3eef04> │ │ │ │ ldmmi r7, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7a14478 │ │ │ │ - @ instruction: 0xf855fe0f │ │ │ │ + @ instruction: 0xf855fe0d │ │ │ │ svcls 0x000a0c04 │ │ │ │ ldccc 8, cr15, [r0], {85} @ 0x55 │ │ │ │ ldrdcs pc, [r4], -fp │ │ │ │ movwcc r6, #8251 @ 0x203b │ │ │ │ stcne 8, cr15, [r8], {85} @ 0x55 │ │ │ │ addhi pc, r3, r0 │ │ │ │ orrscc pc, r4, #10289152 @ 0x9d0000 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ orrscc pc, r4, #9240576 @ 0x8d0000 │ │ │ │ stccc 8, cr15, [ip], {85} @ 0x55 │ │ │ │ stmdbls r7, {r0, r4, sp, lr} │ │ │ │ @ instruction: 0xf000428b │ │ │ │ subsvs r8, r0, fp, lsr #1 │ │ │ │ - blcc 51df14 <__read_chk@plt+0x4b8b40> │ │ │ │ + blcc 51dea4 <__read_chk@plt+0x4b8ad0> │ │ │ │ strcc r3, [r4], -r1, lsl #8 │ │ │ │ subsle r1, r0, r9, asr ip │ │ │ │ stceq 8, cr15, [r4], {85} @ 0x55 │ │ │ │ stclle 12, cr2, [pc], {11} │ │ │ │ ldrdcs pc, [r4], -fp │ │ │ │ @ instruction: 0xf704fb09 │ │ │ │ stcgt 8, cr15, [r8], {85} @ 0x55 │ │ │ │ @@ -125580,51 +125552,51 @@ │ │ │ │ andgt pc, r7, r2, asr #16 │ │ │ │ addsmi r9, r3, #28672 @ 0x7000 │ │ │ │ @ instruction: 0xf8ced005 │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ andgt pc, r7, r2, asr #16 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf785d0f7 │ │ │ │ - stclne 8, cr14, [r1], {76} @ 0x4c │ │ │ │ + stclne 8, cr14, [r1], {132} @ 0x84 │ │ │ │ strmi r4, [r8], -r2, lsl #13 │ │ │ │ @ instruction: 0xf10a910b │ │ │ │ - stmdbls lr, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ - blls 4b1740 <__read_chk@plt+0x44c36c> │ │ │ │ + stmdbls lr, {r0, r1, r5, fp, ip, sp, lr, pc} │ │ │ │ + blls 4b16d0 <__read_chk@plt+0x44c2fc> │ │ │ │ movwls r6, #8 │ │ │ │ @ instruction: 0xf855990b │ │ │ │ movwls r3, #7172 @ 0x1c04 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmda r4, {r0, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda ip!, {r0, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r9, r0, #229376 @ 0x38000 │ │ │ │ ldrbmi r6, [r3], #-2059 @ 0xfffff7f5 │ │ │ │ @ instruction: 0xf8db709a │ │ │ │ stmdavs sl, {r2, ip, sp} │ │ │ │ subsvs r4, sl, fp, lsr r4 │ │ │ │ stmdals r8, {r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - ldc2 7, cr15, [lr, #644] @ 0x284 │ │ │ │ + ldc2 7, cr15, [ip, #644] @ 0x284 │ │ │ │ ldmib sp, {r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0x2c0b8a12 │ │ │ │ @ instruction: 0xf77f9f15 │ │ │ │ ldrt sl, [lr], #3252 @ 0xcb4 │ │ │ │ andcs r9, r1, #576 @ 0x240 │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ sbcsvs r3, sl, r0, lsl #5 │ │ │ │ stc2 7, cr15, [r6, #-824] @ 0xfffffcc8 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ @ instruction: 0xe61820f4 │ │ │ │ - blx fe99bff6 <__read_chk@plt+0xfe936c22> │ │ │ │ + blx fe99bf86 <__read_chk@plt+0xfe936bb2> │ │ │ │ andsvs lr, r1, sl, lsl #12 │ │ │ │ - blls 299cc8 <__read_chk@plt+0x2348f4> │ │ │ │ + blls 299c58 <__read_chk@plt+0x234884> │ │ │ │ strt r9, [r6], #-785 @ 0xfffffcef │ │ │ │ - blx fe59c006 <__read_chk@plt+0xfe536c32> │ │ │ │ - blls 619908 <__read_chk@plt+0x5b4534> │ │ │ │ + blx fe59bf96 <__read_chk@plt+0xfe536bc2> │ │ │ │ + blls 619898 <__read_chk@plt+0x5b44c4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strcs sl, [r3], #-3810 @ 0xfffff11e │ │ │ │ ldrmi lr, [ip], -r4, ror #11 │ │ │ │ @ instruction: 0xf8d4e487 │ │ │ │ @ instruction: 0xf0540110 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stcge 4, cr15, [ip], #252 @ 0xfc │ │ │ │ @@ -125640,74 +125612,74 @@ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf8a6f101 │ │ │ │ strb r4, [lr, #-1541]! @ 0xfffff9fb │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf8a0f101 │ │ │ │ str r4, [r0, #1541]! @ 0x605 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - @ instruction: 0xf784af52 │ │ │ │ - @ instruction: 0xf100efd2 │ │ │ │ + @ instruction: 0xf785af52 │ │ │ │ + @ instruction: 0xf100e80a │ │ │ │ strmi r0, [r7], -r3, lsl #16 │ │ │ │ - @ instruction: 0xf10a4640 │ │ │ │ - stmdbls lr, {r0, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1094640 │ │ │ │ + stmdbls lr, {r0, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ andvs r2, r8, r1, lsl #4 │ │ │ │ movwls r4, #5697 @ 0x1641 │ │ │ │ ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ - @ instruction: 0xf78433ff │ │ │ │ - stmdbls lr, {r1, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf78533ff │ │ │ │ + stmdbls lr, {r1, fp, sp, lr, pc} │ │ │ │ stmdavs fp, {r9, sp} │ │ │ │ addsvc r4, sl, fp, lsr r4 │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ subsvs r6, sl, sl, lsl #16 │ │ │ │ movwcs lr, #1842 @ 0x732 │ │ │ │ @ instruction: 0xf7ff9311 │ │ │ │ @ instruction: 0xf8dabbd0 │ │ │ │ setend le │ │ │ │ @ instruction: 0x4601f873 │ │ │ │ @ instruction: 0xf054e67a │ │ │ │ @ instruction: 0xe659fb3d │ │ │ │ - blx d9c0c6 <__read_chk@plt+0xd36cf2> │ │ │ │ - blls fff99160 <__read_chk@plt+0xfff33d8c> │ │ │ │ + blx d9c056 <__read_chk@plt+0xd36c82> │ │ │ │ + blls fff990f0 <__read_chk@plt+0xfff33d1c> │ │ │ │ tstpeq r1, r3, lsl r0 @ p-variant is OBSOLETE │ │ │ │ mrcge 4, 5, APSR_nzcv, cr6, cr15, {3} │ │ │ │ @ instruction: 0xf054e680 │ │ │ │ @ instruction: 0xe6c3fb31 │ │ │ │ - blx a9c0de <__read_chk@plt+0xa36d0a> │ │ │ │ + blx a9c06e <__read_chk@plt+0xa36c9a> │ │ │ │ @ instruction: 0xf784e6cb │ │ │ │ - blls fff1b3ec <__read_chk@plt+0xffeb6018> │ │ │ │ + blls fff1b45c <__read_chk@plt+0xffeb6088> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf06faea9 │ │ │ │ ldrb r0, [r5, #-1026]! @ 0xfffffbfe │ │ │ │ - eorseq pc, r3, sl, asr #4 │ │ │ │ + ldrhteq pc, [r3], -sl @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r3, ip, lsr #4 │ │ │ │ + mlaseq r3, ip, r2, pc @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, r8, r2, lsr #15 │ │ │ │ - andseq r6, fp, lr, lsr #2 │ │ │ │ - andseq fp, r8, sl, asr pc │ │ │ │ - andseq r9, r7, r0, ror #30 │ │ │ │ - mulseq r7, r8, r0 │ │ │ │ + @ instruction: 0x001806b6 │ │ │ │ + andseq r6, fp, r2, asr #32 │ │ │ │ + andseq fp, r8, lr, ror #28 │ │ │ │ + andseq r9, r7, r4, ror lr │ │ │ │ + andseq r9, r7, ip, lsr #31 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r0, r8, r8, asr #14 │ │ │ │ - andseq r0, r8, ip, lsr #12 │ │ │ │ - eorseq lr, r3, sl, lsr #27 │ │ │ │ - andseq lr, r6, sl, asr #20 │ │ │ │ - andseq r0, r8, r8, lsl r2 │ │ │ │ - andseq r0, r8, ip, asr #3 │ │ │ │ - andseq lr, r6, lr, ror #16 │ │ │ │ + andseq r0, r8, ip, asr r6 │ │ │ │ + andseq r0, r8, r0, asr #10 │ │ │ │ + eorseq lr, r3, sl, lsl lr │ │ │ │ + mulseq r6, r2, r9 │ │ │ │ + andseq r0, r8, ip, lsr #2 │ │ │ │ + andseq r0, r8, r0, ror #1 │ │ │ │ + @ instruction: 0x0016e7b6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, r9, r6, ror #26 │ │ │ │ ldrmi r4, [r8], r6, ror #24 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ - blmi 1a88664 <__read_chk@plt+0x1a23290> │ │ │ │ + blmi 1a885f4 <__read_chk@plt+0x1a23220> │ │ │ │ ldrbtmi r4, [sl], #1550 @ 0x60e │ │ │ │ ldrdls pc, [r8], #-141 @ 0xffffff73 │ │ │ │ strmi r5, [r5], -ip, lsr #18 │ │ │ │ svceq 0x0004f019 │ │ │ │ strls r6, [r7], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf04f4614 │ │ │ │ @@ -125715,261 +125687,261 @@ │ │ │ │ @ instruction: 0xf85a2205 │ │ │ │ ldmdavs sl!, {r0, r1, ip, sp, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf892d005 │ │ │ │ @ instruction: 0xf0111121 │ │ │ │ @ instruction: 0xf0000110 │ │ │ │ @ instruction: 0xf8d2808e │ │ │ │ - blcs eca44 <__read_chk@plt+0x87670> │ │ │ │ + blcs ec9d4 <__read_chk@plt+0x87600> │ │ │ │ addshi pc, sl, r0 │ │ │ │ @ instruction: 0xf7844628 │ │ │ │ - @ instruction: 0xf100ef38 │ │ │ │ + @ instruction: 0xf100ef70 │ │ │ │ strmi r0, [r2], r4, lsl #22 │ │ │ │ @ instruction: 0xf1094658 │ │ │ │ - andls pc, r5, r7, ror #30 │ │ │ │ + andls pc, r5, pc, lsl #30 │ │ │ │ @ instruction: 0xf1004628 │ │ │ │ ldmdavs sl!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5021c81 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ ldmdavs r2, {r7, r9, sp}^ │ │ │ │ - blle 3f0ab8 <__read_chk@plt+0x38b6e4> │ │ │ │ + blle 3f0a48 <__read_chk@plt+0x38b674> │ │ │ │ addmi r1, sl, #16640 @ 0x4100 │ │ │ │ addmi sp, r2, #27136 @ 0x6a00 │ │ │ │ - bmi 13175ac <__read_chk@plt+0x12b21d8> │ │ │ │ + bmi 131753c <__read_chk@plt+0x12b2168> │ │ │ │ stmdals r5, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ ldrbtmi r4, [sl], #-1625 @ 0xfffff9a7 │ │ │ │ - b 109de9c <__read_chk@plt+0x1038ac8> │ │ │ │ - blmi 12580b8 <__read_chk@plt+0x11f2ce4> │ │ │ │ + b 1e9de2c <__read_chk@plt+0x1e38a58> │ │ │ │ + blmi 1258048 <__read_chk@plt+0x11f2c74> │ │ │ │ strls r4, [r1, #-1625] @ 0xfffff9a7 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmdals r5, {r0, r9, sp} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - svc 0x0018f784 │ │ │ │ + svc 0x0050f784 │ │ │ │ andcs r9, r0, #5120 @ 0x1400 │ │ │ │ sbcsvc r4, sl, r3, asr r4 │ │ │ │ ldmdavs fp!, {r0, r2, fp, ip, pc} │ │ │ │ svclt 0x00082c6e │ │ │ │ @ instruction: 0xf5032400 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs sl, {r7, r9, ip, sp} │ │ │ │ - bmi f2a8d4 <__read_chk@plt+0xec5500> │ │ │ │ + bmi f2a864 <__read_chk@plt+0xec5490> │ │ │ │ @ instruction: 0xf04fbfd8 │ │ │ │ ldrbtmi r3, [sl], #-511 @ 0xfffffe01 │ │ │ │ ldmvs r9, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strls r4, [r0], #-1587 @ 0xfffff9cd │ │ │ │ submi fp, r9, #200, 30 @ 0x320 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ - blx fe81e0e0 <__read_chk@plt+0xfe7b8d0c> │ │ │ │ + blx fe81e070 <__read_chk@plt+0xfe7b8c9c> │ │ │ │ strmi r9, [r4], -r5, lsl #22 │ │ │ │ stmdage r5, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - stc2 1, cr15, [r4, #36]! @ 0x24 │ │ │ │ + stc2l 1, cr15, [ip, #-36] @ 0xffffffdc │ │ │ │ tstlt r3, r6, lsl #22 │ │ │ │ @ instruction: 0xf109a806 │ │ │ │ - bmi c1f778 <__read_chk@plt+0xbba3a4> │ │ │ │ + bmi c1f5a8 <__read_chk@plt+0xbba1d4> │ │ │ │ ldrbtmi r4, [sl], #-2853 @ 0xfffff4db │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d13d │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ usub8mi r8, r8, r0 │ │ │ │ - @ instruction: 0xff06f109 │ │ │ │ + cdp2 1, 10, cr15, cr14, cr9, {0} │ │ │ │ ldrbmi r4, [r9], -r4, lsr #22 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r9, #1281 @ 0x501 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7849006 │ │ │ │ - ldmdavs fp!, {r1, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r3, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrbmi r2, [sl], -r1, lsl #2 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ tstls r0, fp, asr r8 │ │ │ │ ldmib sp, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf0ea1005 │ │ │ │ @ instruction: 0xe7aefd9f │ │ │ │ @ instruction: 0x46594b18 │ │ │ │ ldrbtmi r9, [fp], #-1281 @ 0xfffffaff │ │ │ │ mulcs r7, sp, r7 │ │ │ │ - ldc2 1, cr15, [r4, #-28]! @ 0xffffffe4 │ │ │ │ + ldc2l 1, cr15, [ip], {7} │ │ │ │ @ instruction: 0xf85a4b15 │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ - svc 0x00c0f784 │ │ │ │ + svc 0x00f8f784 │ │ │ │ @ instruction: 0xf502683a │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ - blcs ecb78 <__read_chk@plt+0x877a4> │ │ │ │ + blcs ecb08 <__read_chk@plt+0x87734> │ │ │ │ svcge 0x0066f47f │ │ │ │ ldrtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ strmi pc, [r4], -pc, ror #31 │ │ │ │ @ instruction: 0xf784e7b7 │ │ │ │ - svclt 0x0000ec18 │ │ │ │ - eorseq lr, r3, r8, lsl #17 │ │ │ │ + svclt 0x0000ec50 │ │ │ │ + ldrshteq lr, [r3], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r3, lr, ror r8 │ │ │ │ + eorseq lr, r3, lr, ror #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r9, ip, lr, lsr ip │ │ │ │ - andseq pc, r7, r8, lsr pc @ │ │ │ │ - eorseq r3, r6, r6, ror #16 │ │ │ │ - eorseq lr, r3, r6, lsl #15 │ │ │ │ - andseq pc, r7, sl, lsr #29 │ │ │ │ - andseq pc, r7, lr, ror lr @ │ │ │ │ + eoreq r9, ip, r2, asr #22 │ │ │ │ + andseq pc, r7, ip, asr #28 │ │ │ │ + ldrsbteq r3, [r6], -r6 │ │ │ │ + ldrshteq lr, [r3], -r6 │ │ │ │ + @ instruction: 0x0017fdbe │ │ │ │ + mulseq r7, r2, sp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bmi e31a24 <__read_chk@plt+0xdcc650> │ │ │ │ - blmi e31a50 <__read_chk@plt+0xdcc67c> │ │ │ │ + bmi e319b4 <__read_chk@plt+0xdcc5e0> │ │ │ │ + blmi e319e0 <__read_chk@plt+0xdcc60c> │ │ │ │ addlt r4, r6, sl, ror r4 │ │ │ │ strmi r4, [r0], lr, lsl #12 │ │ │ │ ldrdls pc, [ip], #143 @ 0x8f │ │ │ │ ldrbtmi r5, [r9], #2259 @ 0x8d3 │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - cdp 7, 6, cr15, cr6, cr4, {4} │ │ │ │ + cdp 7, 9, cr15, cr14, cr4, {4} │ │ │ │ andcc r4, r6, r4, lsl #12 │ │ │ │ @ instruction: 0xf1093405 │ │ │ │ - @ instruction: 0x4641fe97 │ │ │ │ + @ instruction: 0x4641fe3f │ │ │ │ andls r4, r4, r2, lsr #12 │ │ │ │ - svc 0x0054f784 │ │ │ │ + svc 0x008cf784 │ │ │ │ @ instruction: 0xf04f9a04 │ │ │ │ - blmi b2220c <__read_chk@plt+0xabce38> │ │ │ │ + blmi b2219c <__read_chk@plt+0xabcdc8> │ │ │ │ andhi pc, r4, r2, lsl #16 │ │ │ │ @ instruction: 0xf8599804 │ │ │ │ @ instruction: 0xf8d99003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs r9, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf1013906 │ │ │ │ @ instruction: 0xf8ddfc9d │ │ │ │ @ instruction: 0x4650a010 │ │ │ │ - cdp 7, 4, cr15, cr4, cr4, {4} │ │ │ │ - bne 9726b4 <__read_chk@plt+0x90d2e0> │ │ │ │ + cdp 7, 7, cr15, cr12, cr4, {4} │ │ │ │ + bne 972644 <__read_chk@plt+0x90d270> │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - stc 7, cr15, [lr, #528] @ 0x210 │ │ │ │ + stcl 7, cr15, [r6, #528] @ 0x210 │ │ │ │ @ instruction: 0xf8039b04 │ │ │ │ stmdals r4, {r2, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bcs 1fa2c0 <__read_chk@plt+0x194eec> │ │ │ │ + bcs 1fa250 <__read_chk@plt+0x194e7c> │ │ │ │ svclt 0x00d84a17 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ svclt 0x00c8447a │ │ │ │ - blls 47a5cc <__read_chk@plt+0x4151f8> │ │ │ │ + blls 47a55c <__read_chk@plt+0x415188> │ │ │ │ submi fp, r9, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xf0439701 │ │ │ │ strls r0, [r0, #-769] @ 0xfffffcff │ │ │ │ ldrtmi r9, [r3], -r2, lsl #6 │ │ │ │ @ instruction: 0xf9d0f7ff │ │ │ │ stmdage r4, {r2, r9, sl, lr} │ │ │ │ - ldc2l 1, cr15, [sl], {9} │ │ │ │ - blmi 2f2abc <__read_chk@plt+0x28d6e8> │ │ │ │ + stc2 1, cr15, [r2], {9} │ │ │ │ + blmi 2f2a4c <__read_chk@plt+0x28d678> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 23a2f8 <__read_chk@plt+0x1d4f24> │ │ │ │ + blls 23a288 <__read_chk@plt+0x1d4eb4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_svc │ │ │ │ andlt r4, r6, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - bl fe41e0b4 <__read_chk@plt+0xfe3b8ce0> │ │ │ │ - ldrhteq lr, [r3], -r0 │ │ │ │ + bl ff21e044 <__read_chk@plt+0xff1b8c70> │ │ │ │ + eorseq lr, r3, r0, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r3, r2, lsr #13 │ │ │ │ + eorseq lr, r3, r2, lsl r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r1, ip, r6, asr #18 │ │ │ │ - ldrsbteq r3, [r6], -r0 │ │ │ │ - ldrshteq lr, [r3], -ip │ │ │ │ + eoreq r1, ip, sl, asr #16 │ │ │ │ + eorseq r3, r6, r0, asr #14 │ │ │ │ + eorseq lr, r3, ip, ror #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldmdbmi r4!, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ - blmi 1df1b54 <__read_chk@plt+0x1d8c780> │ │ │ │ + blmi 1df1ae4 <__read_chk@plt+0x1d8c710> │ │ │ │ addlt r4, fp, r9, ror r4 │ │ │ │ ldrmi r4, [r4], -r5, lsl #12 │ │ │ │ @ instruction: 0xf8dd58cb │ │ │ │ ldmdavs fp, {r2, r4, r6, pc} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ movwcs r0, #768 @ 0x300 │ │ │ │ movwcc lr, #27085 @ 0x69cd │ │ │ │ ldmiblt r2, {r3, r8, r9, ip, pc}^ │ │ │ │ @ instruction: 0x46229b16 │ │ │ │ @ instruction: 0x46319c14 │ │ │ │ movwhi lr, #6605 @ 0x19cd │ │ │ │ ldrtmi r4, [fp], -r8, lsr #12 │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ strmi pc, [r3], -r7, lsl #19 │ │ │ │ - bmi 1a328ac <__read_chk@plt+0x19cd4d8> │ │ │ │ + bmi 1a3283c <__read_chk@plt+0x19cd468> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 33a360 <__read_chk@plt+0x2d4f8c> │ │ │ │ + bls 33a2f0 <__read_chk@plt+0x2d4f1c> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ @ instruction: 0xf0400200 │ │ │ │ @ instruction: 0x461880bd │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ ldmdavs r2, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rscle r3, r1, r1, lsl #4 │ │ │ │ movwcc r4, #5657 @ 0x1619 │ │ │ │ stmiapl r2!, {r1, r3, r4, r8} │ │ │ │ mvnsle r3, r1, lsl #4 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adchi pc, r3, r0 │ │ │ │ stmdbcs ip, {r0, r1, r8, ip, sp} │ │ │ │ @ instruction: 0x2090ddd4 │ │ │ │ - stc2l 1, cr15, [sl, #36]! @ 0x24 │ │ │ │ + ldc2 1, cr15, [r2, #36] @ 0x24 │ │ │ │ @ instruction: 0x21002290 │ │ │ │ @ instruction: 0xf7849007 │ │ │ │ - addscs lr, r0, lr, ror #16 │ │ │ │ - stc2l 1, cr15, [r2, #36]! @ 0x24 │ │ │ │ + addscs lr, r0, r6, lsr #17 │ │ │ │ + stc2 1, cr15, [sl, #36] @ 0x24 │ │ │ │ @ instruction: 0x21002290 │ │ │ │ @ instruction: 0xf7849008 │ │ │ │ - stmdavs r3!, {r1, r2, r5, r6, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xb01cf8dd │ │ │ │ @ instruction: 0xf0003301 │ │ │ │ @ instruction: 0xf04f808c │ │ │ │ ldrbmi r0, [r4], r0, lsl #20 │ │ │ │ movweq lr, #51972 @ 0xcb04 │ │ │ │ vmlaeq.f64 d14, d12, d11 │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ - beq 15c7b8 <__read_chk@plt+0xf73e4> │ │ │ │ + beq 15c748 <__read_chk@plt+0xf7374> │ │ │ │ stm lr, {r0, r1, r2, r3, r8, r9, fp, lr, pc} │ │ │ │ @ instruction: 0xf854000f │ │ │ │ movwcc r3, #4108 @ 0x100c │ │ │ │ @ instruction: 0xf1bad06f │ │ │ │ mvnle r0, r8, lsl #30 │ │ │ │ stceq 1, cr15, [r0], {11} │ │ │ │ addeq pc, r0, #4, 2 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcc pc, r0, ip, asr #17 │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ movwcc r6, #6163 @ 0x1813 │ │ │ │ @ instruction: 0xf10ad06e │ │ │ │ @ instruction: 0xf04f0301 │ │ │ │ - bl 1e3bc8 <__read_chk@plt+0x17e7f4> │ │ │ │ - b 14a73d8 <__read_chk@plt+0x1442004> │ │ │ │ + bl 1e3b58 <__read_chk@plt+0x17e784> │ │ │ │ + b 14a7368 <__read_chk@plt+0x1441f94> │ │ │ │ @ instruction: 0xf10e1a0e │ │ │ │ - bl 323bd8 <__read_chk@plt+0x2be804> │ │ │ │ - bgt 4a1400 <__read_chk@plt+0x43c02c> │ │ │ │ + bl 323b68 <__read_chk@plt+0x2be794> │ │ │ │ + bgt 4a1390 <__read_chk@plt+0x43bfbc> │ │ │ │ andeq lr, pc, r4, lsl #17 │ │ │ │ @ instruction: 0xf8dc4662 │ │ │ │ movwcc r3, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf10cd04f │ │ │ │ @ instruction: 0xf1be0c10 │ │ │ │ mvnle r0, r8, lsl #30 │ │ │ │ - beq fe11c818 <__read_chk@plt+0xfe0b7444> │ │ │ │ + beq fe11c7a8 <__read_chk@plt+0xfe0b73d4> │ │ │ │ ldrbmi r4, [r8], -r9, asr #12 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xff2cf7fe │ │ │ │ @ instruction: 0xf8dd2400 │ │ │ │ @ instruction: 0x46029058 │ │ │ │ - bleq 71c844 <__read_chk@plt+0x6b7470> │ │ │ │ - bpl 61cd14 <__read_chk@plt+0x5b7940> │ │ │ │ + bleq 71c7d4 <__read_chk@plt+0x6b7400> │ │ │ │ + bpl 61cca4 <__read_chk@plt+0x5b78d0> │ │ │ │ ldrbmi lr, [r8], -lr │ │ │ │ - stc2 1, cr15, [lr], {9} │ │ │ │ + blx fee9c7d2 <__read_chk@plt+0xfee373fe> │ │ │ │ ldmib sp, {r0, sl, fp, sp}^ │ │ │ │ @ instruction: 0xf0843107 │ │ │ │ strmi r0, [r8], -r1, lsl #8 │ │ │ │ sadd16mi fp, r9, r4 │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ @ instruction: 0x4602ff15 │ │ │ │ @ instruction: 0x463b9914 │ │ │ │ @@ -125977,58 +125949,58 @@ │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ andls r8, r6, #16384 @ 0x4000 │ │ │ │ @ instruction: 0xf8eaf7ff │ │ │ │ rscle r4, r4, r0, asr r5 │ │ │ │ strmi r9, [r3], -r6, lsl #20 │ │ │ │ andls fp, r5, r2, lsr #2 │ │ │ │ @ instruction: 0xf109a806 │ │ │ │ - blls 25f418 <__read_chk@plt+0x1fa044> │ │ │ │ + blls 25f248 <__read_chk@plt+0x1f9e74> │ │ │ │ @ instruction: 0xb1229a07 │ │ │ │ movwls sl, #22535 @ 0x5807 │ │ │ │ - blx ffb1c88e <__read_chk@plt+0xffab74ba> │ │ │ │ - bls 307080 <__read_chk@plt+0x2a1cac> │ │ │ │ + blx fe51c81e <__read_chk@plt+0xfe4b744a> │ │ │ │ + bls 307010 <__read_chk@plt+0x2a1c3c> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ stmdage r8, {r0, r1, r2, r3, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf1099305 │ │ │ │ - blls 25f3f8 <__read_chk@plt+0x1fa024> │ │ │ │ - bl 21a1a0 <__read_chk@plt+0x1b4dcc> │ │ │ │ + blls 25f228 <__read_chk@plt+0x1f9e54> │ │ │ │ + bl 21a130 <__read_chk@plt+0x1b4d5c> │ │ │ │ ldrbmi r0, [ip], #524 @ 0x20c │ │ │ │ @ instruction: 0xf10ae792 │ │ │ │ strbmi r0, [sl], #2576 @ 0xa10 │ │ │ │ @ instruction: 0x3102e7b2 │ │ │ │ @ instruction: 0x4622e75b │ │ │ │ @ instruction: 0xf04f46dc │ │ │ │ str r0, [r7, r0, lsl #20] │ │ │ │ str r4, [r9, sl, asr #13]! │ │ │ │ - b fe41e2b4 <__read_chk@plt+0xfe3b8ee0> │ │ │ │ - eorseq lr, r3, ip, lsr #11 │ │ │ │ + b ff21e244 <__read_chk@plt+0xff1b8e70> │ │ │ │ + eorseq lr, r3, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r3, r0, ror r5 │ │ │ │ + eorseq lr, r3, r0, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec376b8 <__read_chk@plt+0xfebd22e4> │ │ │ │ + bl fec37648 <__read_chk@plt+0xfebd2274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 4a44a0 <__read_chk@plt+0x43f0cc> │ │ │ │ + blmi 4a4430 <__read_chk@plt+0x43f05c> │ │ │ │ stmdbmi pc, {sl, sp} @ │ │ │ │ ldmdapl fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andsvs r6, ip, fp, lsl r8 │ │ │ │ tstpcc sp, #64, 4 @ p-variant is OBSOLETE │ │ │ │ mulle lr, r8, r2 │ │ │ │ tstpcc lr, #64, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xd1044298 │ │ │ │ mulcs r1, r3, pc @ │ │ │ │ andsvs r2, sl, lr, ror #4 │ │ │ │ stmdami r7, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7a14478 │ │ │ │ - andcs pc, r1, fp, asr sl @ │ │ │ │ + andcs pc, r1, r9, asr sl @ │ │ │ │ svcvs 0x0093bd10 │ │ │ │ rsbscs r2, r9, #1 │ │ │ │ ldclt 0, cr6, [r0, #-104] @ 0xffffff98 │ │ │ │ - eorseq lr, r3, r0, asr #7 │ │ │ │ + eorseq lr, r3, r0, lsr r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0017faf0 │ │ │ │ + andseq pc, r7, r4, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r8, -ip, asr #17]! │ │ │ │ @ instruction: 0xf8df4693 │ │ │ │ @ instruction: 0xf8df26bc │ │ │ │ @ instruction: 0xf6ad36bc │ │ │ │ @@ -126051,68 +126023,68 @@ │ │ │ │ strbmi r1, [r8], -r4, lsl #13 │ │ │ │ @ instruction: 0xf0fd4479 │ │ │ │ @ instruction: 0xf8d4fdb9 │ │ │ │ stmdacs r0, {r6, ip, pc} │ │ │ │ bicshi pc, pc, r0, asr #32 │ │ │ │ @ instruction: 0xf8df6863 │ │ │ │ movwls r8, #22128 @ 0x5670 │ │ │ │ - blcs f1964 <__read_chk@plt+0x8c590> │ │ │ │ + blcs f18f4 <__read_chk@plt+0x8c520> │ │ │ │ bichi pc, pc, r0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ and sp, r7, fp, lsl #2 │ │ │ │ movwls r6, #22603 @ 0x584b │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df82da │ │ │ │ ldrbtmi r8, [r8], #1620 @ 0x654 │ │ │ │ @ instruction: 0x9650f8df │ │ │ │ @ instruction: 0xf8df44f9 │ │ │ │ svcge 0x00331650 │ │ │ │ movwcs r2, #1 │ │ │ │ eorsvc r4, fp, r9, ror r4 │ │ │ │ - stc2l 1, cr15, [ip], #8 │ │ │ │ + ldc2 1, cr15, [r4], {2} │ │ │ │ @ instruction: 0x1640f8df │ │ │ │ andcs r4, r1, sl, lsr #12 │ │ │ │ @ instruction: 0xf1024479 │ │ │ │ - @ instruction: 0xf8dffce5 │ │ │ │ + @ instruction: 0xf8dffc8d │ │ │ │ @ instruction: 0x46421638 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2l 1, cr15, [lr], {2} │ │ │ │ + stc2 1, cr15, [r6], {2} │ │ │ │ @ instruction: 0x162cf8df │ │ │ │ andcs r9, r1, r5, lsl #20 │ │ │ │ @ instruction: 0xf1024479 │ │ │ │ - blvs fe9df940 <__read_chk@plt+0xfe97a56c> │ │ │ │ + blvs fe9df770 <__read_chk@plt+0xfe97a39c> │ │ │ │ @ instruction: 0xf100045b │ │ │ │ stcne 1, cr8, [fp], #152 @ 0x98 │ │ │ │ vqdmulh.s d2, d0, d3 │ │ │ │ ldm pc, {r0, r2, r4, r5, r7, r9, pc}^ @ │ │ │ │ cmppeq r1, r3, lsl r0 @ p-variant is OBSOLETE │ │ │ │ teqeq pc, fp, lsr #32 │ │ │ │ @ instruction: 0xf88d0133 │ │ │ │ andcs r1, r1, ip, asr #1 │ │ │ │ @ instruction: 0x1600f8df │ │ │ │ @ instruction: 0xf8dfaf33 │ │ │ │ ldrbtmi r8, [r9], #-1536 @ 0xfffffa00 │ │ │ │ ldrbvs pc, [ip, #2271]! @ 0x8df @ │ │ │ │ - ldc2 1, cr15, [ip], #8 │ │ │ │ + stc2l 1, cr15, [r4], #-8 │ │ │ │ ldrbne pc, [r8, #2271]! @ 0x8df @ │ │ │ │ andcs r4, r1, sl, lsr #12 │ │ │ │ ldrbtmi r4, [r8], #1145 @ 0x479 │ │ │ │ - ldc2 1, cr15, [r4], #8 │ │ │ │ + mrrc2 1, 0, pc, ip, cr2 @ │ │ │ │ strbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ strbmi r2, [r2], -r1 │ │ │ │ ldrbtmi r4, [lr], #-1145 @ 0xfffffb87 │ │ │ │ - stc2 1, cr15, [ip], #8 │ │ │ │ + mrrc2 1, 0, pc, r4, cr2 @ │ │ │ │ strbne pc, [r0, #2271]! @ 0x8df @ │ │ │ │ ldrtmi r2, [r2], -r1 │ │ │ │ sxtahmi r4, r1, r9, ror #8 │ │ │ │ - stc2 1, cr15, [r4], #8 │ │ │ │ + mcrr2 1, 0, pc, ip, cr2 @ │ │ │ │ strb r9, [lr, r5, lsl #12] │ │ │ │ ldrbne pc, [r0, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2 1, cr15, [ip], {2} │ │ │ │ + mcrr2 1, 0, pc, r4, cr2 @ │ │ │ │ strbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addlt pc, r0, #13828096 @ 0xd30000 │ │ │ │ svceq 0x0000f1bb │ │ │ │ andshi pc, ip, #0 │ │ │ │ @@ -126124,235 +126096,235 @@ │ │ │ │ cmncs lr, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xf0e26033 │ │ │ │ @ instruction: 0xf8cbfa99 │ │ │ │ stmdacs r0, {} @ │ │ │ │ cmpphi r1, r0 @ p-variant is OBSOLETE │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0e22001 │ │ │ │ - blge 41f0e4 <__read_chk@plt+0x3b9d10> │ │ │ │ + blge 41f074 <__read_chk@plt+0x3b9ca0> │ │ │ │ movwls r9, #24588 @ 0x600c │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8146 │ │ │ │ andcs r1, r5, #116, 10 @ 0x1d000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmib r6!, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b c9e460 <__read_chk@plt+0xc3908c> │ │ │ │ stmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ vst2.8 {d24-d27}, [pc], r1 │ │ │ │ andcs r6, r1, #-402653181 @ 0xe8000003 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ @ instruction: 0xf7844638 │ │ │ │ - @ instruction: 0xf8dbec00 │ │ │ │ + @ instruction: 0xf8dbec38 │ │ │ │ @ instruction: 0xf04f0000 │ │ │ │ @ instruction: 0xf8870300 │ │ │ │ ldrtmi r3, [r9], -pc, asr #15 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf0001caa │ │ │ │ strcc r8, [r1, #-440] @ 0xfffffe48 │ │ │ │ bichi pc, pc, r0 │ │ │ │ @ instruction: 0xf8db2200 │ │ │ │ ldrmi r0, [r1], -r0 │ │ │ │ @ instruction: 0xf0e2ae0e │ │ │ │ @ instruction: 0xf8ddfe47 │ │ │ │ strbmi r8, [r0], -r0, lsr #32 │ │ │ │ @ instruction: 0xf882f091 │ │ │ │ - blx f1c8ec <__read_chk@plt+0xeb7518> │ │ │ │ + blx f1c87c <__read_chk@plt+0xeb74a8> │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0b6685d │ │ │ │ movwcs pc, #18543 @ 0x486f @ │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ movwpl lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf0854643 │ │ │ │ @ instruction: 0xf8dffdbf │ │ │ │ @ instruction: 0x460134f4 │ │ │ │ andcs pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r0], -r5, lsl #4 │ │ │ │ - blx 171c924 <__read_chk@plt+0x16b7550> │ │ │ │ + blx 171c8b4 <__read_chk@plt+0x16b74e0> │ │ │ │ @ instruction: 0xf8db4630 │ │ │ │ cdpge 0, 1, cr1, cr1, cr0, {0} │ │ │ │ @ instruction: 0xf87af077 │ │ │ │ ldmdavs r9!, {r1, r2, r8, r9, sl, fp, ip, pc} │ │ │ │ ldrtmi sl, [r8], -sp, lsl #30 │ │ │ │ @ instruction: 0xf8d0f077 │ │ │ │ ldrdne lr, [sp], -sp │ │ │ │ - blx ffd9c944 <__read_chk@plt+0xffd37570> │ │ │ │ + blx ffd9c8d4 <__read_chk@plt+0xffd37500> │ │ │ │ ldmdavs r8!, {r1, r2, r8, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf8e2f077 │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf882f077 │ │ │ │ strtmi r2, [r9], -r8, lsl #5 │ │ │ │ @ instruction: 0xf7834630 │ │ │ │ - @ instruction: 0xf8d8ee5c │ │ │ │ + @ instruction: 0xf8d8ee94 │ │ │ │ ldmdavs r8!, {ip, sp} │ │ │ │ @ instruction: 0xf0e29314 │ │ │ │ @ instruction: 0xf8dffe71 │ │ │ │ andcs r1, r5, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0x46289011 │ │ │ │ movwcs r4, #5241 @ 0x1479 │ │ │ │ @ instruction: 0xf7849312 │ │ │ │ - @ instruction: 0xf8dfe986 │ │ │ │ + @ instruction: 0xf8dfe9be │ │ │ │ @ instruction: 0x21ff3490 │ │ │ │ strcs pc, [ip], #2271 @ 0x8df │ │ │ │ andsls r9, r5, r9, lsl #30 │ │ │ │ @ instruction: 0x972f447a │ │ │ │ eorls sl, lr, #1638400 @ 0x190000 │ │ │ │ @ instruction: 0xf85a221d │ │ │ │ tstls r8, #3 │ │ │ │ - cdp 7, 3, cr15, cr10, cr3, {4} │ │ │ │ + cdp 7, 7, cr15, cr2, cr3, {4} │ │ │ │ @ instruction: 0xf7f84630 │ │ │ │ - blls 2e0798 <__read_chk@plt+0x27b3c4> │ │ │ │ + blls 2e0728 <__read_chk@plt+0x27b354> │ │ │ │ @ instruction: 0x4658683a │ │ │ │ - bcs 1f3a840 <__read_chk@plt+0x1ed546c> │ │ │ │ + bcs 1f3a7d0 <__read_chk@plt+0x1ed53fc> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrhi CPSR_s, r0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blvs fe980e20 <__read_chk@plt+0xfe91ba4c> │ │ │ │ + blvs fe980db0 <__read_chk@plt+0xfe91b9dc> │ │ │ │ addmi pc, r0, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xf89363a2 │ │ │ │ @ instruction: 0xf0222100 │ │ │ │ @ instruction: 0xf8830203 │ │ │ │ @ instruction: 0xf8932100 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf0e220f4 │ │ │ │ stmdals r6, {r0, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8def0e2 │ │ │ │ @ instruction: 0xf0919808 │ │ │ │ @ instruction: 0xf8dff8ff │ │ │ │ andcs r1, r5, #40, 8 @ 0x28000000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - stmdb r6, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb lr!, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavs r4!, {r0, r1, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ andcs r8, r3, #250 @ 0xfa │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf0e19400 │ │ │ │ @ instruction: 0xf04ffd31 │ │ │ │ @ instruction: 0xf8df30ff │ │ │ │ - blmi ffaa9850 <__read_chk@plt+0xffa4447c> │ │ │ │ + blmi ffaa97e0 <__read_chk@plt+0xffa4440c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ @ instruction: 0x405a389c │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmnphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stceq 6, cr15, [r4, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x464a49f9 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx fe61cc72 <__read_chk@plt+0xfe5b789e> │ │ │ │ + blx 101cc02 <__read_chk@plt+0xfb782e> │ │ │ │ @ instruction: 0xf4436ba3 │ │ │ │ @ instruction: 0x63a34300 │ │ │ │ strb r2, [r2, r1]! │ │ │ │ svceq 0x0000f1bb │ │ │ │ rschi pc, sp, r0 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ @ instruction: 0xf8dfb913 │ │ │ │ ldrbtmi fp, [fp], #964 @ 0x3c4 │ │ │ │ @ instruction: 0x465b49f0 │ │ │ │ andcs r4, r1, sl, asr #12 │ │ │ │ @ instruction: 0xf1024479 │ │ │ │ - @ instruction: 0xe7e7fb7d │ │ │ │ + strb pc, [r7, r5, lsr #22]! @ │ │ │ │ strbmi r4, [sl], -sp, ror #19 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx 1e9ccae <__read_chk@plt+0x1e378da> │ │ │ │ + blx 89cc3e <__read_chk@plt+0x83786a> │ │ │ │ @ instruction: 0xf85a4bdf │ │ │ │ movwls r3, #28675 @ 0x7003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf1bbb280 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ stmibmi r5!, {r0, r1, r3, r4, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7844479 │ │ │ │ - blls 25ac94 <__read_chk@plt+0x1f58c0> │ │ │ │ + blls 25ad04 <__read_chk@plt+0x1f5930> │ │ │ │ movwhi lr, #6605 @ 0x19cd │ │ │ │ mvnsvs pc, #1325400064 @ 0x4f000000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ ldrtmi r9, [r8], -r0 │ │ │ │ - b fff9e6f0 <__read_chk@plt+0xfff3931c> │ │ │ │ + bl d9e680 <__read_chk@plt+0xd392ac> │ │ │ │ @ instruction: 0xf8874638 │ │ │ │ @ instruction: 0xf784b7cf │ │ │ │ - ldmibmi fp, {r1, r3, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmibmi fp, {r1, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xf78419bd │ │ │ │ - @ instruction: 0xf5c6e8da │ │ │ │ + @ instruction: 0xf5c6e912 │ │ │ │ strdls r6, [r0], -sl │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ stmdbls r1, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - b ff99e720 <__read_chk@plt+0xff93934c> │ │ │ │ + bl 79e6b0 <__read_chk@plt+0x7392dc> │ │ │ │ strblt pc, [pc, r7, lsl #17] @ │ │ │ │ @ instruction: 0xf8dfe014 │ │ │ │ ldrbtmi r8, [r8], #836 @ 0x344 │ │ │ │ movwls r6, #22627 @ 0x5863 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blmi ff48c1ec <__read_chk@plt+0xff426e18> │ │ │ │ + blmi ff48c17c <__read_chk@plt+0xff426da8> │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ svceq 0x0000f1b9 │ │ │ │ mrcge 4, 1, APSR_nzcv, cr9, cr15, {3} │ │ │ │ @ instruction: 0xf8dfe634 │ │ │ │ ldrbtmi r8, [r8], #812 @ 0x32c │ │ │ │ ldrtmi lr, [sp], -lr, ror #15 │ │ │ │ @ instruction: 0xf7844628 │ │ │ │ - strmi lr, [r5], #-2748 @ 0xfffff544 │ │ │ │ + strmi lr, [r5], #-2804 @ 0xfffff50c │ │ │ │ andcs r1, r5, #238592 @ 0x3a400 │ │ │ │ ldrbtvs pc, [sl], r1, asr #11 @ │ │ │ │ andcs r4, r0, r5, asr #19 │ │ │ │ @ instruction: 0xf7844479 │ │ │ │ - strmi lr, [r3], -sl, lsr #17 │ │ │ │ + strmi lr, [r3], -r2, ror #17 │ │ │ │ @ instruction: 0xf8d4b334 │ │ │ │ @ instruction: 0xf1b88040 │ │ │ │ suble r0, r2, r0, lsl #30 │ │ │ │ andcs r4, r1, #51380224 @ 0x3100000 │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ - b fec1e78c <__read_chk@plt+0xfebb93b8> │ │ │ │ + b ffa1e71c <__read_chk@plt+0xff9b9348> │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ ldrtmi r9, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf887216e │ │ │ │ @ instruction: 0xf7ff37cf │ │ │ │ ldmdacs r9!, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ svcge 0x006af43f │ │ │ │ andcs r6, r5, #166912 @ 0x28c00 │ │ │ │ @ instruction: 0x200049b4 │ │ │ │ orrmi pc, r0, #1124073472 @ 0x43000000 │ │ │ │ ldrbtmi r6, [r9], #-931 @ 0xfffffc5d │ │ │ │ - stm r2, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm sl!, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldr r4, [sl, -r3, lsl #12]! │ │ │ │ @ instruction: 0xf04f4ab0 │ │ │ │ @ instruction: 0x463133ff │ │ │ │ ldrbtmi r9, [sl], #-0 │ │ │ │ andls r4, r1, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xf7842201 │ │ │ │ - strls lr, [r0], #-2698 @ 0xfffff576 │ │ │ │ + strls lr, [r0], #-2754 @ 0xfffff53e │ │ │ │ @ instruction: 0x46232278 │ │ │ │ ldrtmi r2, [r8], -lr, ror #2 │ │ │ │ strbmi pc, [pc, r7, lsl #17] @ │ │ │ │ - blx 31e9d2 <__read_chk@plt+0x2b95fe> │ │ │ │ + blx 31e962 <__read_chk@plt+0x2b958e> │ │ │ │ @ instruction: 0xf43f2879 │ │ │ │ stmibmi r6!, {r0, r1, r2, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ stcmi 6, cr4, [r6], #128 @ 0x80 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmda r2!, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm sl, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4603447c │ │ │ │ - blmi fe9da664 <__read_chk@plt+0xfe975290> │ │ │ │ + blmi fe9da5f4 <__read_chk@plt+0xfe975220> │ │ │ │ andcs r4, r1, #51380224 @ 0x3100000 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ movwls r4, #5672 @ 0x1628 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b 1b1e814 <__read_chk@plt+0x1ab9440> │ │ │ │ + b fe91e7a4 <__read_chk@plt+0xfe8b93d0> │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0x46432278 │ │ │ │ ldrtmi r2, [r8], -lr, ror #2 │ │ │ │ strbhi pc, [pc, r7, lsl #17] @ │ │ │ │ - blx ffa9ea14 <__read_chk@plt+0xffa39640> │ │ │ │ + blx ffa9e9a4 <__read_chk@plt+0xffa395d0> │ │ │ │ @ instruction: 0xd1bb2879 │ │ │ │ ldcmi 7, cr14, [r8], {36} @ 0x24 │ │ │ │ smlsdx r2, ip, r4, r4 │ │ │ │ @ instruction: 0xf4426ba2 │ │ │ │ @ instruction: 0x63a24200 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ @@ -126365,188 +126337,188 @@ │ │ │ │ stmdals r8, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffdef090 │ │ │ │ @ instruction: 0xf8dfe70c │ │ │ │ ldrbtmi fp, [fp], #556 @ 0x22c │ │ │ │ stmibmi sl, {r2, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7844479 │ │ │ │ - vst2.8 {d30-d31}, [pc :128], r2 │ │ │ │ + vst2.16 {d30-d31}, [pc :64], sl │ │ │ │ @ instruction: 0x461963fa │ │ │ │ andcs r9, r1, #0 │ │ │ │ stmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7849901 │ │ │ │ - @ instruction: 0xf8dbea2c │ │ │ │ + @ instruction: 0xf8dbea64 │ │ │ │ @ instruction: 0xf04f0000 │ │ │ │ @ instruction: 0xf8870300 │ │ │ │ ldrtmi r3, [r9], -pc, asr #15 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf8dbe630 │ │ │ │ andcs r5, r5, #0 │ │ │ │ andcs r4, r0, ip, ror r9 │ │ │ │ stmibvs lr!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - stmda r4, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda ip!, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0xe62347b0 │ │ │ │ andcs r4, r5, #120, 18 @ 0x1e0000 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ - svc 0x00faf783 │ │ │ │ + ldmda r2!, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ vst2.8 {d24-d27}, [pc], r1 │ │ │ │ @ instruction: 0x461963fa │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7844638 │ │ │ │ - ldrtmi lr, [r8], -r4, lsl #20 │ │ │ │ + @ instruction: 0x4638ea3c │ │ │ │ strblt pc, [pc, r7, lsl #17] @ │ │ │ │ - ldmib r2!, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b b9e878 <__read_chk@plt+0xb394a4> │ │ │ │ strmi r4, [r6], -lr, ror #18 │ │ │ │ andcs r1, r5, #3997696 @ 0x3d0000 │ │ │ │ @ instruction: 0x46584479 │ │ │ │ - svc 0x00e2f783 │ │ │ │ + ldmda sl, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvnsvs pc, r6, asr #11 │ │ │ │ @ instruction: 0xf04f9000 │ │ │ │ andcs r3, r1, #-67108861 @ 0xfc000003 │ │ │ │ @ instruction: 0xf7844628 │ │ │ │ - @ instruction: 0xf887e9ee │ │ │ │ + @ instruction: 0xf887ea26 │ │ │ │ ldr fp, [pc, -pc, asr #15] │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0x2100f893 │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ smlabbcs r0, r3, r8, pc @ │ │ │ │ @ instruction: 0xff56f0e1 │ │ │ │ @ instruction: 0xf0e19806 │ │ │ │ stmdals r8, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xff74f090 │ │ │ │ @ instruction: 0x4620495b │ │ │ │ ldrbtmi r4, [r9], #-3163 @ 0xfffff3a5 │ │ │ │ @ instruction: 0xf7832205 │ │ │ │ - ldrbtmi lr, [ip], #-4028 @ 0xfffff044 │ │ │ │ + ldrbtmi lr, [ip], #-4084 @ 0xfffff00c │ │ │ │ ldrbt r4, [r6], -r3, lsl #12 │ │ │ │ - svc 0x003ef783 │ │ │ │ + svc 0x0076f783 │ │ │ │ movwls r6, #22627 @ 0x5863 │ │ │ │ @ instruction: 0xf8dfb11b │ │ │ │ ldrbtmi r8, [r8], #344 @ 0x158 │ │ │ │ @ instruction: 0xf8dfe528 │ │ │ │ - blmi 16410a4 <__read_chk@plt+0x15dbcd0> │ │ │ │ + blmi 1641034 <__read_chk@plt+0x15dbc60> │ │ │ │ ldrbtmi r4, [fp], #-1272 @ 0xfffffb08 │ │ │ │ str r9, [r1, #-773]! @ 0xfffffcfb │ │ │ │ stcle 13, cr2, [sp, #-4] │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf89bd02f │ │ │ │ orrlt r3, r3, #0 │ │ │ │ ldrbmi r4, [fp], -pc, asr #18 │ │ │ │ andcs r4, r1, sl, asr #12 │ │ │ │ @ instruction: 0xf1024479 │ │ │ │ - ldrbt pc, [r5], -fp, lsl #20 @ │ │ │ │ + @ instruction: 0xe675f9b3 │ │ │ │ @ instruction: 0xf85a4b29 │ │ │ │ movwls r3, #28675 @ 0x7003 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf1bbb280 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ stmdbmi r6, {r0, r1, r2, r3, r5, r6, r8, sl, fp, sp, pc}^ │ │ │ │ ldrbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7834479 │ │ │ │ - blls 25c9bc <__read_chk@plt+0x1f75e8> │ │ │ │ + blls 25ca2c <__read_chk@plt+0x1f7658> │ │ │ │ movwhi lr, #6605 @ 0x19cd │ │ │ │ mvnsvs pc, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ ldrtmi r9, [r8], -r0 │ │ │ │ - stmib lr, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8874638 │ │ │ │ @ instruction: 0xf784b7cf │ │ │ │ - ldmdane sp!, {r1, r2, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + ldmdane sp!, {r1, r2, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfe6bc │ │ │ │ ldrbtmi fp, [fp], #236 @ 0xec │ │ │ │ @ instruction: 0xf8dfe7ce │ │ │ │ ldrbtmi fp, [fp], #232 @ 0xe8 │ │ │ │ svclt 0x0000e7ca │ │ │ │ - eorseq lr, r3, lr, asr r3 │ │ │ │ + eorseq lr, r3, lr, asr #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r3, r4, asr r3 │ │ │ │ - andseq pc, r7, sl, asr #21 │ │ │ │ - @ instruction: 0x0017fabc │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r3, ip, r6, lsl #10 │ │ │ │ - @ instruction: 0x001764d8 │ │ │ │ - andseq r0, r8, ip, ror r6 │ │ │ │ - mulseq r8, r0, r6 │ │ │ │ - andseq r0, r8, lr, lsl #13 │ │ │ │ - mulseq r8, r4, r6 │ │ │ │ - andseq r0, r8, lr, lsl r6 │ │ │ │ - eoreq r3, ip, r2, lsl #9 │ │ │ │ - andseq r6, r7, sl, asr #8 │ │ │ │ - andseq r0, r8, r0, lsr r6 │ │ │ │ - andseq r0, r8, ip, lsr #12 │ │ │ │ - andseq r0, r8, r0, lsr r6 │ │ │ │ - andseq pc, r7, r2, asr #21 │ │ │ │ + eorseq lr, r3, r4, asr #7 │ │ │ │ + @ instruction: 0x0017f9de │ │ │ │ + @ instruction: 0x0017f9d0 │ │ │ │ + eoreq r8, sl, r8, ror #27 │ │ │ │ + eoreq r3, ip, sl, lsl #8 │ │ │ │ + andseq r6, r7, ip, ror #7 │ │ │ │ + mulseq r8, r0, r5 │ │ │ │ + andseq r0, r8, r4, lsr #11 │ │ │ │ + andseq r0, r8, r2, lsr #11 │ │ │ │ + andseq r0, r8, r8, lsr #11 │ │ │ │ + andseq r0, r8, r2, lsr r5 │ │ │ │ + eoreq r3, ip, r6, lsl #7 │ │ │ │ + andseq r6, r7, lr, asr r3 │ │ │ │ + andseq r0, r8, r4, asr #10 │ │ │ │ + andseq r0, r8, r0, asr #10 │ │ │ │ + andseq r0, r8, r4, asr #10 │ │ │ │ + @ instruction: 0x0017f9d6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq r7, lr, pc @ │ │ │ │ + @ instruction: 0x0017feb2 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ - mulseq r8, r0, r1 │ │ │ │ + andseq r0, r8, r4, lsr #1 │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ @ instruction: 0xfffffcfd │ │ │ │ - andseq r0, r8, sl, lsr #2 │ │ │ │ - eorseq lr, r3, r4, asr #32 │ │ │ │ - andseq pc, r7, lr, lsl fp @ │ │ │ │ - andseq r5, fp, lr, lsr r0 │ │ │ │ - @ instruction: 0x0017f9b0 │ │ │ │ - mulseq r7, r6, r7 │ │ │ │ - andseq r0, r8, r4, asr #1 │ │ │ │ - ldrsheq r0, [r8], -sl │ │ │ │ - mulseq r8, r2, r3 │ │ │ │ - andseq r6, r7, r4, asr r1 │ │ │ │ - eoreq r3, ip, sl, ror #2 │ │ │ │ - andseq r0, r8, r8 │ │ │ │ - andseq pc, r7, r2, lsr #31 │ │ │ │ - andseq r6, r7, r6, asr #1 │ │ │ │ - andseq pc, r7, r2, ror #30 │ │ │ │ - andseq pc, r7, r0, lsr #12 │ │ │ │ - andseq r6, r7, r6, lsl #1 │ │ │ │ - andseq pc, r7, r8, ror #11 │ │ │ │ - andseq r4, fp, sl, ror #28 │ │ │ │ - andseq pc, r7, r4, ror ip @ │ │ │ │ - andseq pc, r7, ip, lsr sp @ │ │ │ │ - @ instruction: 0x0017fed6 │ │ │ │ - andseq r0, r8, r4 │ │ │ │ - andseq pc, r7, r6, lsl lr @ │ │ │ │ - @ instruction: 0x0017f4d2 │ │ │ │ - eoreq r2, ip, sl, asr pc │ │ │ │ - eoreq r2, ip, r0, asr pc │ │ │ │ - andseq r5, r7, r6, lsr #30 │ │ │ │ - andseq pc, r7, r0, asr r9 @ │ │ │ │ - andseq pc, r7, ip, ror #27 │ │ │ │ - @ instruction: 0x001b4cfa │ │ │ │ - @ instruction: 0x001b4cf2 │ │ │ │ + andseq r0, r8, lr, lsr r0 │ │ │ │ + ldrhteq lr, [r3], -r4 │ │ │ │ + andseq pc, r7, r2, lsr sl @ │ │ │ │ + andseq r4, fp, r2, asr pc │ │ │ │ + andseq pc, r7, r4, asr #17 │ │ │ │ + andseq pc, r7, sl, lsr #13 │ │ │ │ + @ instruction: 0x0017ffd8 │ │ │ │ + andseq r0, r8, lr │ │ │ │ + andseq ip, r8, r6, lsr #5 │ │ │ │ + andseq r6, r7, r8, rrx │ │ │ │ + eoreq r3, ip, lr, rrx │ │ │ │ + andseq pc, r7, ip, lsl pc @ │ │ │ │ + @ instruction: 0x0017feb6 │ │ │ │ + @ instruction: 0x00175fda │ │ │ │ + andseq pc, r7, r6, ror lr @ │ │ │ │ + andseq pc, r7, r4, lsr r5 @ │ │ │ │ + mulseq r7, sl, pc @ │ │ │ │ + @ instruction: 0x0017f4fc │ │ │ │ + andseq r4, fp, lr, ror sp │ │ │ │ + andseq pc, r7, r8, lsl #23 │ │ │ │ + andseq pc, r7, r0, asr ip @ │ │ │ │ + andseq pc, r7, sl, ror #27 │ │ │ │ + andseq pc, r7, r8, lsl pc @ │ │ │ │ + andseq pc, r7, sl, lsr #26 │ │ │ │ + andseq pc, r7, r6, ror #7 │ │ │ │ + eoreq r2, ip, lr, asr lr │ │ │ │ + eoreq r2, ip, r4, asr lr │ │ │ │ + andseq r5, r7, sl, lsr lr │ │ │ │ + andseq pc, r7, r4, ror #16 │ │ │ │ + andseq pc, r7, r0, lsl #26 │ │ │ │ + andseq r4, fp, lr, lsl #24 │ │ │ │ + andseq r4, fp, r6, lsl #24 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0xf5ad4980 │ │ │ │ - bmi fe0f80e0 <__read_chk@plt+0xfe092d0c> │ │ │ │ + bmi fe0f8070 <__read_chk@plt+0xfe092c9c> │ │ │ │ ldrbtmi fp, [r9], #-135 @ 0xffffff79 │ │ │ │ - blmi fe0f4ae4 <__read_chk@plt+0xfe08f710> │ │ │ │ + blmi fe0f4a74 <__read_chk@plt+0xfe08f6a0> │ │ │ │ andpl pc, r0, sp, lsl #10 │ │ │ │ andscc r4, r4, pc, ror r4 │ │ │ │ @ instruction: 0xf50d588a │ │ │ │ ldmdbmi sp!, {r7, sl, ip, lr}^ │ │ │ │ ldmdavs r2, {r3, r4, sl, ip, sp} │ │ │ │ @ instruction: 0xf04f6002 │ │ │ │ andcs r0, r9, r0, lsl #4 │ │ │ │ andhi pc, r3, r7, asr r8 @ │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf8d80900 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf10265d4 │ │ │ │ - @ instruction: 0xf8d8f939 │ │ │ │ + @ instruction: 0xf8d8f8e1 │ │ │ │ @ instruction: 0xf8043000 │ │ │ │ @ instruction: 0xf5039c04 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stccs 2, cr5, [r0, #-688] @ 0xfffffd50 │ │ │ │ addshi pc, r3, r0 │ │ │ │ @ instruction: 0xf0fd4628 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -126555,15 +126527,15 @@ │ │ │ │ @ instruction: 0xf6402802 │ │ │ │ svclt 0x00b873ff │ │ │ │ @ instruction: 0xf5062002 │ │ │ │ cdpne 6, 4, cr5, cr5, cr0, {4} │ │ │ │ addsmi r1, sp, #32, 30 @ 0x80 │ │ │ │ ldrmi fp, [sp], -r8, lsr #30 │ │ │ │ strtmi r4, [r5], #-1578 @ 0xfffff9d6 │ │ │ │ - stmib r4!, {r2, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib ip, {r2, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x3694f8d6 │ │ │ │ stcls 8, cr15, [r4], {5} │ │ │ │ ldmdavc fp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ cmnle r9, r0, lsl #22 │ │ │ │ stccc 8, cr15, [r4], {20} │ │ │ │ rsbsle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf8d84a5c │ │ │ │ @@ -126573,45 +126545,45 @@ │ │ │ │ @ instruction: 0xf8d34611 │ │ │ │ andcs r0, r0, #172, 4 @ 0xc000000a │ │ │ │ cdp2 0, 12, cr15, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf8474605 │ │ │ │ stmdacs r0, {r3, sl, fp} │ │ │ │ stccc 0, cr13, [r4], {103} @ 0x67 │ │ │ │ @ instruction: 0xf7844620 │ │ │ │ - andcc lr, r1, sl, lsl #17 │ │ │ │ + andcc lr, r1, r2, asr #17 │ │ │ │ movwcs r4, #1029 @ 0x405 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ addcs r4, r3, r9, lsr #12 │ │ │ │ @ instruction: 0xf93cf06e │ │ │ │ strtmi r4, [sl], -sp, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ - @ instruction: 0xf8e4f102 │ │ │ │ + @ instruction: 0xf88cf102 │ │ │ │ @ instruction: 0x3694f8d6 │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ - blcs fee40 <__read_chk@plt+0x99a6c> │ │ │ │ + blcs fedd0 <__read_chk@plt+0x999fc> │ │ │ │ @ instruction: 0xf1a7d056 │ │ │ │ cps #8 │ │ │ │ - svccc 0x0004ff2d │ │ │ │ + svccc 0x0004fed5 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0x2694f8d6 │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xffb6f0fc │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xf83af0fd │ │ │ │ vst4.32 {d27,d29,d31,d33}, [pc], r0 │ │ │ │ biccs r7, r1, r0, asr #5 │ │ │ │ @ instruction: 0xf0ff4638 │ │ │ │ @ instruction: 0x1e04f9a7 │ │ │ │ ldmdbmi fp!, {r2, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ ldrtmi r2, [sl], -r2 │ │ │ │ @ instruction: 0xf1024479 │ │ │ │ - @ instruction: 0x4620f8bd │ │ │ │ - bl fe39ec28 <__read_chk@plt+0xfe339854> │ │ │ │ + strtmi pc, [r0], -r5, ror #16 │ │ │ │ + bl ff19ebb8 <__read_chk@plt+0xff1397e4> │ │ │ │ @ instruction: 0xf1224638 │ │ │ │ - bmi e9f768 <__read_chk@plt+0xe3a394> │ │ │ │ + bmi e9f598 <__read_chk@plt+0xe3a1c4> │ │ │ │ tstppl r0, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ tstcc r4, sp, lsr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SPSR_mon │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ @@ -126623,87 +126595,87 @@ │ │ │ │ orrle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf506e790 │ │ │ │ @ instruction: 0xf8d65680 │ │ │ │ teqlt r3, r4 @ │ │ │ │ @ instruction: 0xb123781b │ │ │ │ strpl pc, [r0], #1293 @ 0x50d │ │ │ │ ldrcc sl, [r4], #-3846 @ 0xfffff0fa │ │ │ │ - blmi 9dad48 <__read_chk@plt+0x975974> │ │ │ │ + blmi 9dacd8 <__read_chk@plt+0x975904> │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ ldc2l 0, cr15, [lr], #136 @ 0x88 │ │ │ │ strb r2, [lr, r0] │ │ │ │ stceq 8, cr15, [r8, #-348] @ 0xfffffea4 │ │ │ │ @ instruction: 0xf9ecf0ff │ │ │ │ @ instruction: 0xf1084638 │ │ │ │ - ubfx pc, r3, #29, #22 │ │ │ │ + @ instruction: 0xe7f5fe7b │ │ │ │ andcs r2, r1, #0, 6 │ │ │ │ movwls r4, #1561 @ 0x619 │ │ │ │ @ instruction: 0xf06e2083 │ │ │ │ @ instruction: 0xf784f8c9 │ │ │ │ - @ instruction: 0x4604e8f6 │ │ │ │ + strmi lr, [r4], -lr, lsr #18 │ │ │ │ @ instruction: 0xf0fd6800 │ │ │ │ - blmi 66011c <__read_chk@plt+0x5fad48> │ │ │ │ + blmi 6600ac <__read_chk@plt+0x5facd8> │ │ │ │ tstcs r3, r5, lsl #4 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r7, r4, r0 │ │ │ │ - blx 61d244 <__read_chk@plt+0x5b7e70> │ │ │ │ + blx 61d1d4 <__read_chk@plt+0x5b7e00> │ │ │ │ @ instruction: 0xf0fd6820 │ │ │ │ ldmdbmi r0, {r0, r1, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [sl], -r3, lsl #12 │ │ │ │ andcs r4, r2, r9, ror r4 │ │ │ │ - @ instruction: 0xf85ef102 │ │ │ │ + @ instruction: 0xf806f102 │ │ │ │ @ instruction: 0xf783e7d4 │ │ │ │ - svclt 0x0000ed72 │ │ │ │ - eorseq sp, r3, r2, lsr #23 │ │ │ │ + svclt 0x0000edaa │ │ │ │ + eorseq sp, r3, r2, lsl ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r3, r8, fp, sp │ │ │ │ + eorseq sp, r3, r8, lsl #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r7, ip, ror pc @ │ │ │ │ + mulseq r7, r0, lr │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ - @ instruction: 0x0017fed6 │ │ │ │ - andseq pc, r7, r0, asr #30 │ │ │ │ - eorseq sp, r3, r8, asr sl │ │ │ │ - andseq pc, r7, r6, asr #28 │ │ │ │ - andseq pc, r7, r8, asr #28 │ │ │ │ - andseq pc, r7, r4, ror #28 │ │ │ │ + andseq pc, r7, sl, ror #27 │ │ │ │ + andseq pc, r7, r4, asr lr @ │ │ │ │ + eorseq sp, r3, r8, asr #21 │ │ │ │ + andseq pc, r7, sl, asr sp @ │ │ │ │ + andseq pc, r7, ip, asr sp @ │ │ │ │ + andseq pc, r7, r8, ror sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec38114 <__read_chk@plt+0xfebd2d40> │ │ │ │ + bl fec380a4 <__read_chk@plt+0xfebd2cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 324edc <__read_chk@plt+0x2bfb08> │ │ │ │ - bmi 328850 <__read_chk@plt+0x2c347c> │ │ │ │ + blmi 324e6c <__read_chk@plt+0x2bfa98> │ │ │ │ + bmi 3287e0 <__read_chk@plt+0x2c340c> │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0x4622589b │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7841294 │ │ │ │ - movwcs lr, #2236 @ 0x8bc │ │ │ │ + movwcs lr, #2292 @ 0x8f4 │ │ │ │ strtmi r5, [r8], -fp, lsr #10 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - eorseq sp, r3, r2, ror #18 │ │ │ │ + ldrsbteq sp, [r3], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r4, pc, lsr #26 │ │ │ │ ldrmi r4, [r9], pc, lsr #20 │ │ │ │ svcmi 0x002f447d │ │ │ │ - ldrbtmi r4, [pc], #-3631 @ e0f68 <__read_chk@plt+0x7bb94> │ │ │ │ + ldrbtmi r4, [pc], #-3631 @ e0ef8 <__read_chk@plt+0x7bb24> │ │ │ │ ldrbtmi r5, [lr], #-2220 @ 0xfffff754 │ │ │ │ @ instruction: 0xf8d06820 │ │ │ │ addvs sl, r1, r8 │ │ │ │ @ instruction: 0xf88cf022 │ │ │ │ @ instruction: 0xf8554b2b │ │ │ │ strcs r8, [r0, #-3] │ │ │ │ stmdacs r4!, {r0, r1, sp, lr, pc}^ │ │ │ │ ldmdacs r8!, {r0, r2, r5, ip, lr, pc}^ │ │ │ │ andcs sp, r5, #54 @ 0x36 │ │ │ │ andcs r4, r0, r9, lsr r6 │ │ │ │ - stc 7, cr15, [ip, #524] @ 0x20c │ │ │ │ + stcl 7, cr15, [r4, #524] @ 0x20c │ │ │ │ @ instruction: 0xf04f6822 │ │ │ │ cmncs r3, #120, 24 @ 0x7800 │ │ │ │ cmpppl r0, r2, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d14632 │ │ │ │ stmiavs r9, {r7, r9, ip}^ │ │ │ │ strhi lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ @@ -126714,74 +126686,74 @@ │ │ │ │ andpl pc, r0, r9, asr #17 │ │ │ │ andcs r6, r0, r3, lsr #16 │ │ │ │ andge pc, r8, r3, asr #17 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ ldmdbmi r6, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7834479 │ │ │ │ - stmdavs r3!, {r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8c9d001 │ │ │ │ @ instruction: 0xf04f0000 │ │ │ │ @ instruction: 0xf8c330ff │ │ │ │ andlt sl, r4, r8 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andcs r4, r5, #212992 @ 0x34000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r4, #-524] @ 0xfffffdf4 │ │ │ │ + stc 7, cr15, [ip, #524] @ 0x20c │ │ │ │ @ instruction: 0xf1b96823 │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf8c32001 │ │ │ │ ldrb sl, [r9, r8] │ │ │ │ - eorseq sp, r3, r4, lsr #18 │ │ │ │ + mlaseq r3, r4, r9, sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r7, r6, lsl #28 │ │ │ │ - ldrshteq r2, [r6], -r6 │ │ │ │ + andseq pc, r7, sl, lsl sp @ │ │ │ │ + eorseq r2, r6, r6, ror #20 │ │ │ │ andeq r1, r0, r8 │ │ │ │ - andseq pc, r7, r4, lsr #27 │ │ │ │ - mulseq r7, r2, sp │ │ │ │ - bmi 1f3c44 <__read_chk@plt+0x18e870> │ │ │ │ + @ instruction: 0x0017fcb8 │ │ │ │ + andseq pc, r7, r6, lsr #25 │ │ │ │ + bmi 1f3bd4 <__read_chk@plt+0x18e800> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0226818 │ │ │ │ svclt 0x0000b827 │ │ │ │ - eorseq sp, r3, ip, asr #16 │ │ │ │ + ldrhteq sp, [r3], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec38254 <__read_chk@plt+0xfebd2e80> │ │ │ │ + bl fec381e4 <__read_chk@plt+0xfebd2e10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ @ instruction: 0xf1064604 │ │ │ │ - stccs 13, cr15, [r0, #-676] @ 0xfffffd5c │ │ │ │ + stccs 13, cr15, [r0, #-324] @ 0xfffffebc │ │ │ │ svclt 0x00084621 │ │ │ │ pop {r1, r2, r9, sp} │ │ │ │ svclt 0x00184038 │ │ │ │ andcs r2, r0, r7, lsl #4 │ │ │ │ - blt 51d35c <__read_chk@plt+0x4b7f88> │ │ │ │ - blt fe99d368 <__read_chk@plt+0xfe937f94> │ │ │ │ + blt 51d2ec <__read_chk@plt+0x4b7f18> │ │ │ │ + blt fe99d2f8 <__read_chk@plt+0xfe937f24> │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec38284 <__read_chk@plt+0xfebd2eb0> │ │ │ │ + bl fec38214 <__read_chk@plt+0xfebd2e40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], {240} @ 0xf0 │ │ │ │ @ instruction: 0xf1064605 │ │ │ │ - @ instruction: 0xf022fd91 │ │ │ │ - blmi 45fd64 <__read_chk@plt+0x3fa990> │ │ │ │ + @ instruction: 0xf022fd39 │ │ │ │ + blmi 45fcf4 <__read_chk@plt+0x3fa920> │ │ │ │ stmiapl r4!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0216820 │ │ │ │ @ instruction: 0xf021fff7 │ │ │ │ qadd16mi pc, r8, sp @ │ │ │ │ - blx ff11d13a <__read_chk@plt+0xff0b7d66> │ │ │ │ + blx ff11d0ca <__read_chk@plt+0xff0b7cf6> │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x460200f4 │ │ │ │ eoreq pc, r0, #34 @ 0x22 │ │ │ │ subne pc, r0, r0, asr #7 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ svclt 0x0000bd38 │ │ │ │ - eorseq sp, r3, ip, ror #15 │ │ │ │ + eorseq sp, r3, ip, asr r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 8, cr15, cr0, cr12, {6} │ │ │ │ strmi pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8dfb0d7 │ │ │ │ @@ -126790,57 +126762,57 @@ │ │ │ │ strvc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ strmi r2, [fp], r0, lsl #6 │ │ │ │ stmiapl r2!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vst1.8 {d20-d22}, [pc], r4 │ │ │ │ ldmdavs r2, {r7, ip, sp} │ │ │ │ @ instruction: 0xf04f9255 │ │ │ │ @ instruction: 0xf8c90200 │ │ │ │ - blmi fff6d110 <__read_chk@plt+0xfff07d3c> │ │ │ │ - blge 5f750c <__read_chk@plt+0x592138> │ │ │ │ + blmi fff6d0a0 <__read_chk@plt+0xfff07ccc> │ │ │ │ + blge 5f749c <__read_chk@plt+0x5920c8> │ │ │ │ tstls r1, #26214400 @ 0x1900000 │ │ │ │ ldmdavs sl, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ andls r6, lr, #10158080 @ 0x9b0000 │ │ │ │ @ instruction: 0xf0c5930d │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1bbbf18 │ │ │ │ svclt 0x000c0f00 │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ @ instruction: 0xf8dbd019 │ │ │ │ @ instruction: 0xf4143000 │ │ │ │ eorle r7, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs ff78159c <__read_chk@plt+0xff71c1c8> │ │ │ │ + bvs ff78152c <__read_chk@plt+0xff71c158> │ │ │ │ andle r2, lr, r2, lsl #20 │ │ │ │ - bvs fe11e1a0 <__read_chk@plt+0xfe0b8dcc> │ │ │ │ + bvs fe11e130 <__read_chk@plt+0xfe0b8d5c> │ │ │ │ strbeq sp, [r2, #289]! @ 0x121 │ │ │ │ eors sp, r1, pc, lsr #8 │ │ │ │ @ instruction: 0xf0402879 │ │ │ │ strhlt r8, [pc, -r7] │ │ │ │ movwls r6, #22627 @ 0x5863 │ │ │ │ @ instruction: 0xf8cb9b05 │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ - bmi ff9a3174 <__read_chk@plt+0xff93dda0> │ │ │ │ + bmi ff9a3104 <__read_chk@plt+0xff93dd30> │ │ │ │ ldrbtmi r4, [sl], #-3039 @ 0xfffff421 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x81b2f040 │ │ │ │ subslt r4, r7, r0, asr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strle r0, [sl, #-1378] @ 0xfffffa9e │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blvs 781810 <__read_chk@plt+0x71c43c> │ │ │ │ + blvs 7817a0 <__read_chk@plt+0x71c3cc> │ │ │ │ rscle r2, r6, r2, lsl #20 │ │ │ │ - bvs fe11e2dc <__read_chk@plt+0xfe0b8f08> │ │ │ │ + bvs fe11e26c <__read_chk@plt+0xfe0b8e98> │ │ │ │ strle r0, [r8], #-1505 @ 0xfffffa1f │ │ │ │ @ instruction: 0xf414e00a │ │ │ │ @ instruction: 0xf0007a80 │ │ │ │ - blcs 1017e8 <__read_chk@plt+0x9c414> │ │ │ │ + blcs 101778 <__read_chk@plt+0x9c3a4> │ │ │ │ orrshi pc, r8, r0 │ │ │ │ - blvs 17b2cc0 <__read_chk@plt+0x174d8ec> │ │ │ │ + blvs 17b2c50 <__read_chk@plt+0x174d87c> │ │ │ │ sbcsle r2, r6, r2, lsl #22 │ │ │ │ @ instruction: 0xf0be9811 │ │ │ │ strmi pc, [r4], -r3, lsl #20 │ │ │ │ sbcsle r2, r0, r0, lsl #16 │ │ │ │ @ instruction: 0xf04f4bcd │ │ │ │ ldmdals r1, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp} │ │ │ │ ldceq 0, cr15, [r4], {79} @ 0x4f │ │ │ │ @@ -126852,15 +126824,15 @@ │ │ │ │ @ instruction: 0xc320e9cd │ │ │ │ @ instruction: 0xf906f0be │ │ │ │ addmi r6, r4, #3342336 @ 0x330000 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x33b4f8d3 │ │ │ │ @ instruction: 0xf0009305 │ │ │ │ - blls 24176c <__read_chk@plt+0x1dc398> │ │ │ │ + blls 2416fc <__read_chk@plt+0x1dc328> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdals r1, {r1, r6, r8, pc} │ │ │ │ @ instruction: 0xf8f4f0be │ │ │ │ ldmdblt r0!, {r0, r4, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x4620e13b │ │ │ │ @ instruction: 0xf950f0be │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -126883,57 +126855,57 @@ │ │ │ │ @ instruction: 0xf1b84604 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf1ba811d │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ stmibmi r3!, {r0, r4, r8, pc} │ │ │ │ andcs r4, r5, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf7834479 │ │ │ │ - andls lr, r4, r6, lsl ip │ │ │ │ - bmi fe934108 <__read_chk@plt+0xfe8ced34> │ │ │ │ + andls lr, r4, lr, asr #24 │ │ │ │ + bmi fe934098 <__read_chk@plt+0xfe8cecc4> │ │ │ │ ldmpl r9!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls r0, r0, lsr #23 │ │ │ │ - blmi fe8f7674 <__read_chk@plt+0xfe8922a0> │ │ │ │ + blmi fe8f7604 <__read_chk@plt+0xfe892230> │ │ │ │ ldrbtmi r9, [fp], #-15 │ │ │ │ svclt 0x00082d00 │ │ │ │ movwls r4, #30227 @ 0x7613 │ │ │ │ @ instruction: 0x2c004b9d │ │ │ │ smladcs r1, r4, pc, fp @ │ │ │ │ ldrbtmi r2, [fp], #-1792 @ 0xfffff900 │ │ │ │ - blmi fe7c5ed0 <__read_chk@plt+0xfe760afc> │ │ │ │ + blmi fe7c5e60 <__read_chk@plt+0xfe760a8c> │ │ │ │ pkhbtmi fp, sl, r4, lsl #30 │ │ │ │ stcge 6, cr4, [r8, #-520]! @ 0xfffffdf8 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ - blmi fe705eec <__read_chk@plt+0xfe6a0b18> │ │ │ │ + blmi fe705e7c <__read_chk@plt+0xfe6a0aa8> │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ movwls sl, #27416 @ 0x6b18 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - blls 301554 <__read_chk@plt+0x29c180> │ │ │ │ - blls 345f40 <__read_chk@plt+0x2e0b6c> │ │ │ │ - blls 385f48 <__read_chk@plt+0x320b74> │ │ │ │ - blls 2c5f58 <__read_chk@plt+0x260b84> │ │ │ │ - blls 3c5f60 <__read_chk@plt+0x360b8c> │ │ │ │ + blls 3014e4 <__read_chk@plt+0x29c110> │ │ │ │ + blls 345ed0 <__read_chk@plt+0x2e0afc> │ │ │ │ + blls 385ed8 <__read_chk@plt+0x320b04> │ │ │ │ + blls 2c5ee8 <__read_chk@plt+0x260b14> │ │ │ │ + blls 3c5ef0 <__read_chk@plt+0x360b1c> │ │ │ │ stmdavs r3!, {r0, r1, r5, r8, r9, ip, pc} │ │ │ │ subsle r2, r1, r0, lsl #22 │ │ │ │ - blcs fb35c <__read_chk@plt+0x95f88> │ │ │ │ + blcs fb2ec <__read_chk@plt+0x95f18> │ │ │ │ stmibmi sp, {r1, r2, r3, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7834479 │ │ │ │ - stmdavs r3!, {r1, r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r3, sl, fp, sp, lr, pc} │ │ │ │ ldmdbge ip!, {r2, r5, r6, r9, sp} │ │ │ │ ldmdavs r8, {r2, r3, ip, pc} │ │ │ │ @ instruction: 0xf8cd2332 │ │ │ │ @ instruction: 0xf0e98000 │ │ │ │ - blls 420604 <__read_chk@plt+0x3bb230> │ │ │ │ + blls 420594 <__read_chk@plt+0x3bb1c0> │ │ │ │ andcc lr, r0, sp, asr #19 │ │ │ │ - blls 1f2c28 <__read_chk@plt+0x18d854> │ │ │ │ + blls 1f2bb8 <__read_chk@plt+0x18d7e4> │ │ │ │ movwls r4, #9768 @ 0x2628 │ │ │ │ @ instruction: 0x46192350 │ │ │ │ - ldcl 7, cr15, [r4, #524] @ 0x20c │ │ │ │ + cdp 7, 0, cr15, cr12, cr3, {4} │ │ │ │ @ instruction: 0xf04f6833 │ │ │ │ @ instruction: 0xf88d0800 │ │ │ │ strtmi r8, [r8], -pc, ror #1 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d39a06 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r3, r4, r5, r6, r8, r9, sp}^ │ │ │ │ @@ -126943,134 +126915,134 @@ │ │ │ │ andle r2, r7, r8, ror r8 │ │ │ │ mrcge 7, 7, APSR_nzcv, cr14, cr15, {1} │ │ │ │ eorle r2, r7, r2, lsl #16 │ │ │ │ @ instruction: 0xd1b3286e │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cb9b05 │ │ │ │ ldrbt r3, [lr], r0 │ │ │ │ - bvs fe11e384 <__read_chk@plt+0xfe0b8fb0> │ │ │ │ + bvs fe11e314 <__read_chk@plt+0xfe0b8f40> │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ - bcs e9824 <__read_chk@plt+0x84450> │ │ │ │ + bcs e97b4 <__read_chk@plt+0x843e0> │ │ │ │ svcge 0x001cf6ff │ │ │ │ @ instruction: 0x33b4f8d3 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ usat sl, #12, r7, lsl #30 │ │ │ │ andcs r4, r5, #1671168 @ 0x198000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe31f1a8 <__read_chk@plt+0xfe2b9dd4> │ │ │ │ + bl ff11f138 <__read_chk@plt+0xff0b9d64> │ │ │ │ movwls r9, #6916 @ 0x1b04 │ │ │ │ andls r2, r0, r0, asr r3 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7834628 │ │ │ │ - @ instruction: 0xe7bded94 │ │ │ │ + ldr lr, [sp, ip, asr #27]! │ │ │ │ @ instruction: 0x46426830 │ │ │ │ @ instruction: 0xf0044649 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9db04 │ │ │ │ - blcs ed3c4 <__read_chk@plt+0x87ff0> │ │ │ │ + blcs ed354 <__read_chk@plt+0x87f80> │ │ │ │ @ instruction: 0x461cd153 │ │ │ │ andcs r6, r1, r3, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stmdbcc r1, {r0, r3, r6, r7, r9, fp, ip} │ │ │ │ - blx ff11d7fa <__read_chk@plt+0xff0b8426> │ │ │ │ + blx 1b1d78a <__read_chk@plt+0x1ab83b6> │ │ │ │ ldmib sp, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ stccs 2, cr1, [r0], {15} │ │ │ │ smladcs r1, r2, pc, fp @ │ │ │ │ strmi r2, [sl], r0, lsl #14 │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4692bf18 │ │ │ │ smlalscs pc, r4, r1, r8 @ │ │ │ │ andseq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r1, lsl #17 │ │ │ │ subsvs r9, sl, lr, lsl #20 │ │ │ │ addsvs r9, sl, sp, lsl #20 │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ - blls 20d194 <__read_chk@plt+0x1a7dc0> │ │ │ │ + blls 20d124 <__read_chk@plt+0x1a7d50> │ │ │ │ tstls fp, #1342177280 @ 0x50000000 │ │ │ │ - blmi 1232cfc <__read_chk@plt+0x11cd928> │ │ │ │ + blmi 1232c8c <__read_chk@plt+0x11cd8b8> │ │ │ │ ldrbtmi r4, [fp], #-2373 @ 0xfffff6bb │ │ │ │ tstcc lr, #3358720 @ 0x334000 │ │ │ │ ldrbtmi r4, [r9], #-2884 @ 0xfffff4bc │ │ │ │ tstls sl, #2063597568 @ 0x7b000000 │ │ │ │ ldrbtmi r4, [fp], #-2883 @ 0xfffff4bd │ │ │ │ @ instruction: 0xf7839323 │ │ │ │ - blls 25c128 <__read_chk@plt+0x1f6d54> │ │ │ │ + blls 25c198 <__read_chk@plt+0x1f6dc4> │ │ │ │ orrlt r4, fp, r0, lsl #13 │ │ │ │ andcs r4, r5, #64, 18 @ 0x100000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - bl d9f254 <__read_chk@plt+0xd39e80> │ │ │ │ + bl 1b9f1e4 <__read_chk@plt+0x1b39e10> │ │ │ │ andcs r9, r1, #4, 22 @ 0x1000 │ │ │ │ cmpcs r0, #67108864 @ 0x4000000 │ │ │ │ ldrmi r9, [r9], -r2 │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ @ instruction: 0xf7838000 │ │ │ │ - @ instruction: 0xe765ed3c │ │ │ │ + @ instruction: 0xe765ed74 │ │ │ │ andcs r4, r5, #56, 18 @ 0xe0000 │ │ │ │ ldrbtmi r9, [r9], #-2053 @ 0xfffff7fb │ │ │ │ - bl 91f278 <__read_chk@plt+0x8b9ea4> │ │ │ │ + bl 171f208 <__read_chk@plt+0x16b9e34> │ │ │ │ svcls 0x0011e7ec │ │ │ │ @ instruction: 0xf0bd4638 │ │ │ │ stmdblt r8!, {r0, r1, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi lr, [r8], -r6, lsr #15 │ │ │ │ @ instruction: 0xf820f0be │ │ │ │ adcle r2, r1, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d96842 │ │ │ │ addsmi r3, sl, #0 │ │ │ │ @ instruction: 0x4604d1f5 │ │ │ │ movwcs lr, #1946 @ 0x79a │ │ │ │ ldrb r9, [r2], r5, lsl #6 │ │ │ │ ldrbmi r4, [r0], -fp, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 21f2b0 <__read_chk@plt+0x1b9edc> │ │ │ │ + bl 101f240 <__read_chk@plt+0xfb9e6c> │ │ │ │ strbt r9, [sp], r4 │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1f2c0 │ │ │ │ + bl e1f250 <__read_chk@plt+0xdb9e7c> │ │ │ │ strbt r9, [r5], r4 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ - blls 24da4c <__read_chk@plt+0x1e8678> │ │ │ │ - blcs 105d44 <__read_chk@plt+0xa0970> │ │ │ │ + blls 24d9dc <__read_chk@plt+0x1e8608> │ │ │ │ + blcs 105cd4 <__read_chk@plt+0xa0900> │ │ │ │ mcrge 4, 5, pc, cr3, cr15, {3} @ │ │ │ │ - blcs 11afbc <__read_chk@plt+0xb5be8> │ │ │ │ + blcs 11af4c <__read_chk@plt+0xb5b78> │ │ │ │ svcge 0x0052f43f │ │ │ │ vst1.16 {d30-d32}, [pc :256], r4 │ │ │ │ strb r6, [sp, -r0, lsl #21] │ │ │ │ ldrmi r9, [ip], -r5, lsl #22 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xe6c0ae96 │ │ │ │ strb r4, [r5, -sl, lsr #13] │ │ │ │ - b 1b1f2f8 <__read_chk@plt+0x1ab9f24> │ │ │ │ - mlaseq r3, r6, r7, sp │ │ │ │ + b fe91f288 <__read_chk@plt+0xfe8b9eb4> │ │ │ │ + eorseq sp, r3, r6, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r3, ip, lsl #15 │ │ │ │ + ldrshteq sp, [r3], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sp, r3, r2, lsl r7 │ │ │ │ - andseq sp, r6, r0, lsr #3 │ │ │ │ - strdeq r6, [r5], -r4 @ │ │ │ │ + eorseq sp, r3, r2, lsl #15 │ │ │ │ + andseq sp, r6, r8, ror #1 │ │ │ │ + eoreq r6, r5, r8, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #31 │ │ │ │ - andseq pc, r7, r0, lsr fp @ │ │ │ │ + andseq pc, r7, r4, asr #20 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ - andseq pc, r7, sl, lsl #22 │ │ │ │ - andseq r5, r9, r6, ror #22 │ │ │ │ - eoreq ip, fp, r0, lsl fp │ │ │ │ - andseq r4, r7, lr, lsl #23 │ │ │ │ - andseq pc, r7, r0, lsl fp @ │ │ │ │ - @ instruction: 0x0017faf4 │ │ │ │ - andseq pc, r7, r2, ror sl @ │ │ │ │ - eoreq sl, ip, r2, lsr #10 │ │ │ │ - andseq pc, r7, r2, lsr #20 │ │ │ │ - andseq r8, r7, r8, ror #6 │ │ │ │ - andseq pc, r7, sl, lsl #20 │ │ │ │ - @ instruction: 0x001f07b2 │ │ │ │ - eoreq r9, r1, sl, lsl #27 │ │ │ │ - eoreq r6, r5, r6, asr #17 │ │ │ │ - andseq pc, r8, sl, asr #9 │ │ │ │ + andseq pc, r7, lr, lsl sl @ │ │ │ │ + andseq r5, r9, sl, ror sl │ │ │ │ + eoreq ip, fp, r4, lsr #20 │ │ │ │ + andseq r4, r7, r2, lsr #21 │ │ │ │ + andseq pc, r7, r4, lsr #20 │ │ │ │ + andseq pc, r7, r8, lsl #20 │ │ │ │ + andseq pc, r7, r6, lsl #19 │ │ │ │ + eoreq sl, ip, r6, lsr #8 │ │ │ │ + andseq pc, r7, r6, lsr r9 @ │ │ │ │ + andseq r8, r7, ip, ror r2 │ │ │ │ + andseq pc, r7, lr, lsl r9 @ │ │ │ │ + andseq r0, pc, r6, asr #13 │ │ │ │ + mlaeq r1, lr, ip, r9 │ │ │ │ + ldrdeq r6, [r5], -sl @ │ │ │ │ + @ instruction: 0x0018f3de │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0030f8cc │ │ │ │ adclt r4, fp, r8, asr sp │ │ │ │ svcge 0x00154c58 │ │ │ │ ldmdbmi r8, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -127105,42 +127077,42 @@ │ │ │ │ smlalbbeq pc, r4, r3, r8 @ │ │ │ │ andge pc, r1, r2, asr r8 @ │ │ │ │ @ instruction: 0x3144f893 │ │ │ │ strble r0, [r9, #-1754] @ 0xfffff926 │ │ │ │ ldrbtmi r4, [fp], #-2880 @ 0xfffff4c0 │ │ │ │ strbmi r2, [r9], -r5, lsl #4 │ │ │ │ movwls r2, #61440 @ 0xf000 │ │ │ │ - b 171f408 <__read_chk@plt+0x16ba034> │ │ │ │ + b fe51f398 <__read_chk@plt+0xfe4b9fc4> │ │ │ │ strmi r6, [r3], r3, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3144f893 │ │ │ │ - strble r0, [pc], #-1755 @ e160c <__read_chk@plt+0x7c238> │ │ │ │ + strble r0, [pc], #-1755 @ e159c <__read_chk@plt+0x7c1c8> │ │ │ │ ldrbtmi r4, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ andcs r2, r1, #80, 6 @ 0x40000001 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ ldrtmi fp, [r8], -r0 │ │ │ │ - mrrc 7, 8, pc, sl, cr3 @ │ │ │ │ + ldc 7, cr15, [r2], {131} @ 0x83 │ │ │ │ @ instruction: 0xf88d6823 │ │ │ │ strbmi r6, [r2], -r3, lsr #1 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d34638 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r3, r4, r5, r6, r8, r9, sp}^ │ │ │ │ movwls sl, #1537 @ 0x601 │ │ │ │ cmncs lr, #-1879048188 @ 0x90000004 │ │ │ │ @ instruction: 0xffecf7fd │ │ │ │ - blcc 1c8e154 <__read_chk@plt+0x1c28d80> │ │ │ │ + blcc 1c8e0e4 <__read_chk@plt+0x1c28d10> │ │ │ │ stmdale fp, {r0, r1, r3, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ - beq 7a3ef8 <__read_chk@plt+0x73eb24> │ │ │ │ - beq 363e80 <__read_chk@plt+0x2feaac> │ │ │ │ + beq 7a3e88 <__read_chk@plt+0x73eab4> │ │ │ │ + beq 363e10 <__read_chk@plt+0x2fea3c> │ │ │ │ ldrteq r0, [r5], -sl, lsl #20 │ │ │ │ @ instruction: 0xf043682b │ │ │ │ eorvs r0, fp, r4, lsl #6 │ │ │ │ - bmi 9e9668 <__read_chk@plt+0x984294> │ │ │ │ + bmi 9e95f8 <__read_chk@plt+0x984224> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, fp, r2, lsr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbtmi r4, [fp], #-2846 @ 0xfffff4e2 │ │ │ │ @@ -127152,79 +127124,79 @@ │ │ │ │ tstpne r4, r2, ror #6 @ p-variant is OBSOLETE │ │ │ │ smlalbbne pc, r4, r3, r8 @ │ │ │ │ stmdavs fp!, {r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ ldrb r6, [fp, fp, lsr #32] │ │ │ │ andcs r4, r5, #20, 18 @ 0x50000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmib sl!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b d9f454 <__read_chk@plt+0xd3a080> │ │ │ │ @ instruction: 0xf04fe7aa │ │ │ │ @ instruction: 0xe7d230ff │ │ │ │ - ldmdb ip!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sp, r3, ip, lsl r3 │ │ │ │ + ldmib r4!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq sp, r3, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mulseq r9, lr, r8 │ │ │ │ - eorseq sp, r3, sl, lsl #6 │ │ │ │ + @ instruction: 0x001957b2 │ │ │ │ + eorseq sp, r3, sl, ror r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0017f8fa │ │ │ │ - @ instruction: 0x001748b6 │ │ │ │ - eoreq ip, fp, ip, lsr #16 │ │ │ │ - ldrdeq ip, [r3], -r0 @ │ │ │ │ - andseq r8, r7, ip, asr r4 │ │ │ │ + andseq pc, r7, lr, lsl #16 │ │ │ │ + andseq r4, r7, sl, asr #15 │ │ │ │ + eoreq ip, fp, r0, asr #14 │ │ │ │ + eoreq ip, r3, r4, ror #5 │ │ │ │ + andseq r8, r7, r0, ror r3 │ │ │ │ @ instruction: 0x00000eb8 │ │ │ │ - mulseq r7, r6, r8 │ │ │ │ - eoreq r0, ip, r2, ror r5 │ │ │ │ - eorseq sp, r3, sl, lsl r2 │ │ │ │ - andseq pc, r7, r6, lsl #16 │ │ │ │ - @ instruction: 0x0017f7fe │ │ │ │ + andseq pc, r7, sl, lsr #15 │ │ │ │ + eoreq r0, ip, r6, ror r4 │ │ │ │ + eorseq sp, r3, sl, lsl #5 │ │ │ │ + andseq pc, r7, sl, lsl r7 @ │ │ │ │ + andseq pc, r7, r2, lsl r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec3890c <__read_chk@plt+0xfebd3538> │ │ │ │ + bl fec3889c <__read_chk@plt+0xfebd34c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ strcs r4, [r2], #-2053 @ 0xfffff7fb │ │ │ │ rsbscs r2, r8, #0, 6 │ │ │ │ strls r2, [r0], #-377 @ 0xfffffe87 │ │ │ │ @ instruction: 0xf7fe4478 │ │ │ │ andlt pc, r2, pc, asr ip @ │ │ │ │ svclt 0x0000bd10 │ │ │ │ - andseq pc, r7, r8, lsr #15 │ │ │ │ + @ instruction: 0x0017f6bc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 19cbf0 <__read_chk@plt+0x13781c> │ │ │ │ + blhi 19cb80 <__read_chk@plt+0x1377ac> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ ldrmi fp, [sl], r5, lsr #1 │ │ │ │ strmi r4, [pc], -r4, ror #23 │ │ │ │ strmi r4, [r3], r4, ror #19 │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ ldrbtmi r4, [r9], #-3043 @ 0xfffff41d │ │ │ │ @ instruction: 0xf8da58cb │ │ │ │ ldmdavs fp, {ip} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ rscshi pc, pc, #0 │ │ │ │ @ instruction: 0xf500780b │ │ │ │ - blcs f6874 <__read_chk@plt+0x914a0> │ │ │ │ + blcs f6804 <__read_chk@plt+0x91430> │ │ │ │ eorshi pc, r6, #64 @ 0x40 │ │ │ │ @ instruction: 0x1144f894 │ │ │ │ orreq pc, r2, r3, ror #6 │ │ │ │ smlalscc pc, ip, r4, r8 @ │ │ │ │ smlalbbne pc, r4, r4, r8 @ │ │ │ │ svclt 0x00180799 │ │ │ │ mrsle r2, (UNDEF: 6) │ │ │ │ msrcc CPSR_s, r4 @ │ │ │ │ addeq pc, r0, r3, asr #7 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf894823f │ │ │ │ @ instruction: 0xf8941115 │ │ │ │ @ instruction: 0xf003311b │ │ │ │ vsubw.u8 q8, , d1 │ │ │ │ - b 11a6bb0 <__read_chk@plt+0x11417dc> │ │ │ │ + b 11a6b40 <__read_chk@plt+0x114176c> │ │ │ │ @ instruction: 0xf8940340 │ │ │ │ - b 11a1c74 <__read_chk@plt+0x113c8a0> │ │ │ │ + b 11a1c04 <__read_chk@plt+0x113c830> │ │ │ │ @ instruction: 0xf00103c5 │ │ │ │ @ instruction: 0xf0000120 │ │ │ │ movwmi r0, #12304 @ 0x3010 │ │ │ │ movwmi r2, #45056 @ 0xb000 │ │ │ │ @ instruction: 0x1144f894 │ │ │ │ smlalbteq pc, r8, r4, r8 @ │ │ │ │ teqpeq fp, r1, lsr #32 @ p-variant is OBSOLETE │ │ │ │ @@ -127234,36 +127206,36 @@ │ │ │ │ @ instruction: 0xf0110320 │ │ │ │ tstle r6, r0, lsr #2 │ │ │ │ @ instruction: 0x0119f894 │ │ │ │ subeq pc, r0, r0, asr #7 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmib sp, {r0, r1, r3, r9, pc}^ │ │ │ │ ldmibmi fp!, {r0, r1, r2, r3} │ │ │ │ - bls 4732e0 <__read_chk@plt+0x40df0c> │ │ │ │ - ldc 13, cr4, [pc, #744] @ e1aec <__read_chk@plt+0x7c718> │ │ │ │ + bls 473270 <__read_chk@plt+0x40de9c> │ │ │ │ + ldc 13, cr4, [pc, #744] @ e1a7c <__read_chk@plt+0x7c6a8> │ │ │ │ ldmdapl r6, {r4, r5, r7, r8, r9, fp, pc}^ │ │ │ │ - bmi fef32a00 <__read_chk@plt+0xfeecd62c> │ │ │ │ + bmi fef32990 <__read_chk@plt+0xfeecd5bc> │ │ │ │ andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ andls r2, fp, #0, 4 │ │ │ │ @ instruction: 0xf0039a0c │ │ │ │ strdvs r0, [sl], pc @ │ │ │ │ - vldr s8, [pc, #724] @ e1af4 <__read_chk@plt+0x7c720> │ │ │ │ + vldr s8, [pc, #724] @ e1a84 <__read_chk@plt+0x7c6b0> │ │ │ │ ldrbtmi r7, [sl], #-2987 @ 0xfffff455 │ │ │ │ - bmi fedf9bd0 <__read_chk@plt+0xfed947fc> │ │ │ │ - blhi 11ce40 <__read_chk@plt+0xb7a6c> │ │ │ │ + bmi fedf9b60 <__read_chk@plt+0xfed9478c> │ │ │ │ + blhi 11cdd0 <__read_chk@plt+0xb79fc> │ │ │ │ @ instruction: 0x61aa447a │ │ │ │ vstr s8, [r5, #712] @ 0x2c8 │ │ │ │ ldrbtmi r7, [sl], #-2820 @ 0xfffff4fc │ │ │ │ - blcs f9fe4 <__read_chk@plt+0x94c10> │ │ │ │ + blcs f9f74 <__read_chk@plt+0x94ba0> │ │ │ │ ldmibmi r0!, {r0, r4, r6, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmdb r2!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0001f1b8 │ │ │ │ vmax.u8 d4, d0, d7 │ │ │ │ - blmi fec02260 <__read_chk@plt+0xfeb9ce8c> │ │ │ │ + blmi fec021f0 <__read_chk@plt+0xfeb9ce1c> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ @ instruction: 0xf894461a │ │ │ │ @ instruction: 0xf8d4c126 │ │ │ │ @ instruction: 0xf01c1148 │ │ │ │ @ instruction: 0xf0000f01 │ │ │ │ @ instruction: 0xf8da8193 │ │ │ │ stmdbcs r0, {lr, pc} │ │ │ │ @@ -127278,115 +127250,115 @@ │ │ │ │ stmib sp, {r5, r7, r8, lr}^ │ │ │ │ ldrtmi r7, [r0], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andcs lr, r3, #3358720 @ 0x334000 │ │ │ │ stmdbgt r6, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cd2201 │ │ │ │ @ instruction: 0xf783e014 │ │ │ │ - @ instruction: 0xf506eb14 │ │ │ │ + @ instruction: 0xf506eb4c │ │ │ │ andcs r4, r0, #128, 6 │ │ │ │ svccs 0x00fff883 │ │ │ │ msrcc CPSR_sx, r4 @ │ │ │ │ svclt 0x005807df │ │ │ │ @ instruction: 0xf1402302 │ │ │ │ - bmi fe5c1b10 <__read_chk@plt+0xfe55c73c> │ │ │ │ - blmi fe5a9914 <__read_chk@plt+0xfe544540> │ │ │ │ + bmi fe5c1aa0 <__read_chk@plt+0xfe55c6cc> │ │ │ │ + blmi fe5a98a4 <__read_chk@plt+0xfe5444d0> │ │ │ │ ldrbtmi r2, [sl], #-370 @ 0xfffffe8e │ │ │ │ addsvs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ stmib r2, {r0, r4, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r0, [fp], #-264 @ 0xfffffef8 │ │ │ │ movwcs r6, #13011 @ 0x32d3 │ │ │ │ stmibmi pc, {r0, r1, r7, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7834479 │ │ │ │ - @ instruction: 0xf1b8e8e0 │ │ │ │ + @ instruction: 0xf1b8e918 │ │ │ │ strmi r0, [r7], -r1, lsl #30 │ │ │ │ andshi pc, sp, #0, 6 │ │ │ │ ldrdcs pc, [r8, #-132] @ 0xffffff7c │ │ │ │ @ instruction: 0xf8da4b89 │ │ │ │ ldrbtmi r1, [fp], #-0 │ │ │ │ @ instruction: 0x469e4618 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8d28221 │ │ │ │ - bmi fe2519b4 <__read_chk@plt+0xfe1ec5e0> │ │ │ │ + bmi fe251944 <__read_chk@plt+0xfe1ec570> │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf04f0301 │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #24 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ strls lr, [r0, -r3, lsl #2] │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - b ff51f740 <__read_chk@plt+0xff4ba36c> │ │ │ │ + bl 31f6d0 <__read_chk@plt+0x2ba2fc> │ │ │ │ orrmi pc, r0, #25165824 @ 0x1800000 │ │ │ │ tstcs r0, ip, ror sl │ │ │ │ ldrbtmi r2, [sl], #-104 @ 0xffffff98 │ │ │ │ svcne 0x00fff883 │ │ │ │ hvccs 33978 @ 0x84ba │ │ │ │ addsvs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0x3144f894 │ │ │ │ smlabteq r8, r2, r9, lr │ │ │ │ @ instruction: 0xf1400718 │ │ │ │ ldmdbmi r6!, {r3, r4, r8, pc}^ │ │ │ │ - bmi 1e72b44 <__read_chk@plt+0x1e0d770> │ │ │ │ + bmi 1e72ad4 <__read_chk@plt+0x1e0d700> │ │ │ │ ldrbtmi r2, [sl], #-115 @ 0xffffff8d │ │ │ │ ldmdbmi r5!, {r0, r4, r6, r7, r9, sp, lr}^ │ │ │ │ orrsvs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ stmib r2, {r0, r1, r4, r6, r8, sp}^ │ │ │ │ ldreq r0, [r9, ip, lsl #2] │ │ │ │ tstphi r6, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [r9], #-2417 @ 0xfffff68f │ │ │ │ rsbcs r4, r1, r1, ror sl │ │ │ │ bicsvs r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ ldrbtmi r4, [r9], #-2416 @ 0xfffff690 │ │ │ │ @ instruction: 0x21416491 │ │ │ │ tsteq r0, r2, asr #19 │ │ │ │ @ instruction: 0xf14007da │ │ │ │ stmdbmi sp!, {r2, r4, r5, r6, r7, pc}^ │ │ │ │ - bmi 1c32b80 <__read_chk@plt+0x1bcd7ac> │ │ │ │ + bmi 1c32b10 <__read_chk@plt+0x1bcd73c> │ │ │ │ ldreq r2, [pc], r2, rrx │ │ │ │ ldrbvs r4, [r1], #1146 @ 0x47a │ │ │ │ ldrbtmi r4, [r9], #-2411 @ 0xfffff695 │ │ │ │ @ instruction: 0xf04f6591 │ │ │ │ stmib r2, {r1, r6, r8}^ │ │ │ │ @ instruction: 0xf1400114 │ │ │ │ - blmi 1b01d3c <__read_chk@plt+0x1a9c968> │ │ │ │ - bmi 1af2ba8 <__read_chk@plt+0x1a8d7d4> │ │ │ │ + blmi 1b01ccc <__read_chk@plt+0x1a9c8f8> │ │ │ │ + bmi 1af2b38 <__read_chk@plt+0x1a8d764> │ │ │ │ cmpcs r2, r2, ror r0 │ │ │ │ ldrbvs r4, [r3, #1146] @ 0x47a │ │ │ │ stmib r2, {r1, r2, r5, r6, r8, r9, fp, lr}^ │ │ │ │ andscs r0, r2, r8, lsl r1 │ │ │ │ @ instruction: 0x6693447b │ │ │ │ cmncs r2, r4, ror #22 │ │ │ │ tsteq ip, r2, asr #19 │ │ │ │ @ instruction: 0x66d3447b │ │ │ │ ldrbtmi r4, [fp], #-2914 @ 0xfffff49e │ │ │ │ - blmi 197b830 <__read_chk@plt+0x191645c> │ │ │ │ + blmi 197b7c0 <__read_chk@plt+0x19163ec> │ │ │ │ @ instruction: 0x67d3447b │ │ │ │ - bmi 192a60c <__read_chk@plt+0x18c5238> │ │ │ │ + bmi 192a59c <__read_chk@plt+0x18c51c8> │ │ │ │ @ instruction: 0xf8d4011b │ │ │ │ @ instruction: 0xf04f7280 │ │ │ │ ldrbtmi r3, [sl], #-511 @ 0xfffffe01 │ │ │ │ ldrmi r4, [r0], #-1560 @ 0xfffff9e8 │ │ │ │ - blvc e5d07c <__read_chk@plt+0xdf7ca8> │ │ │ │ + blvc e5d00c <__read_chk@plt+0xdf7c38> │ │ │ │ ldmdavs fp!, {r0, r4, r6, r7, ip, lr} │ │ │ │ - blvc 19d008 <__read_chk@plt+0x137c34> │ │ │ │ - blls 3ac61c <__read_chk@plt+0x347248> │ │ │ │ + blvc 19cf98 <__read_chk@plt+0x137bc4> │ │ │ │ + blls 3ac5ac <__read_chk@plt+0x3471d8> │ │ │ │ ldmvs r9!, {r2, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ - blcs f2338 <__read_chk@plt+0x8cf64> │ │ │ │ + blcs f22c8 <__read_chk@plt+0x8cef4> │ │ │ │ @ instruction: 0xf894d151 │ │ │ │ @ instruction: 0xf0133119 │ │ │ │ svclt 0x00140f02 │ │ │ │ cmncs lr, #-469762047 @ 0xe4000001 │ │ │ │ andcs r2, r8, r0, lsl #4 │ │ │ │ andcs lr, r1, sp, asr #19 │ │ │ │ andls r2, r0, #120, 4 @ 0x80000007 │ │ │ │ - bmi 14f32f4 <__read_chk@plt+0x148df20> │ │ │ │ + bmi 14f3284 <__read_chk@plt+0x148deb0> │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ @ instruction: 0xf1a0fdf1 │ │ │ │ - blcs ee2744 <__read_chk@plt+0xe7d370> │ │ │ │ + blcs ee26d4 <__read_chk@plt+0xe7d300> │ │ │ │ adcshi pc, r3, r0, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ cmpeq r8, r7, ror #2 │ │ │ │ ldrhteq r0, [r1], r1 │ │ │ │ strheq r0, [r9, #-1] │ │ │ │ ldrheq r0, [r4, -r1]! │ │ │ │ ldrhteq r0, [r1], r1 │ │ │ │ @@ -127417,88 +127389,88 @@ │ │ │ │ svclt 0x0000e7b2 │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ ... │ │ │ │ - eorseq sp, r3, r4, lsr r1 │ │ │ │ - eorseq sp, r3, lr, lsr #2 │ │ │ │ + eorseq sp, r3, r4, lsr #3 │ │ │ │ + mlaseq r3, lr, r1, sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq ip, r9, r0, asr #4 │ │ │ │ - andseq r5, r9, r4, lsl #12 │ │ │ │ - eoreq ip, fp, r6, lsr #11 │ │ │ │ - andseq r4, r7, r0, lsr #12 │ │ │ │ - @ instruction: 0x001781da │ │ │ │ - andseq pc, r7, r2, lsr r7 @ │ │ │ │ - eoreq sl, ip, ip, ror #1 │ │ │ │ - andseq pc, r7, lr, ror r6 @ │ │ │ │ - andseq pc, r7, sl, lsl #13 │ │ │ │ - andseq sp, r7, ip, lsr #17 │ │ │ │ + ldrhteq ip, [r9], -r0 │ │ │ │ + andseq r5, r9, r8, lsl r5 │ │ │ │ + strhteq ip, [fp], -sl │ │ │ │ + andseq r4, r7, r4, lsr r5 │ │ │ │ + andseq r8, r7, lr, ror #1 │ │ │ │ + andseq pc, r7, r6, asr #12 │ │ │ │ + strdeq r9, [ip], -r0 @ │ │ │ │ + mulseq r7, r2, r5 │ │ │ │ + mulseq r7, lr, r5 │ │ │ │ + andseq sp, r7, r0, asr #15 │ │ │ │ + eorseq ip, r9, sl, ror #3 │ │ │ │ + andseq r9, r7, r8, ror #14 │ │ │ │ + andseq pc, r7, r6, ror #11 │ │ │ │ + andseq pc, r7, ip, ror #11 │ │ │ │ + eoreq r9, ip, r2, asr #30 │ │ │ │ + @ instruction: 0x0017f4fc │ │ │ │ eorseq ip, r9, sl, ror r1 │ │ │ │ - andseq r9, r7, r4, asr r8 │ │ │ │ - @ instruction: 0x0017f6d2 │ │ │ │ - @ instruction: 0x0017f6d8 │ │ │ │ - eoreq sl, ip, lr, lsr r0 │ │ │ │ - andseq pc, r7, r8, ror #11 │ │ │ │ - eorseq ip, r9, sl, lsl #2 │ │ │ │ - andseq lr, r9, r4, asr #5 │ │ │ │ - @ instruction: 0x0017f5bc │ │ │ │ - eorseq ip, r9, r6, ror #1 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ - @ instruction: 0x0017f5b6 │ │ │ │ - eorseq ip, r9, r8, asr #1 │ │ │ │ - mulseq r7, sl, r8 │ │ │ │ - @ instruction: 0x0017f5b0 │ │ │ │ - eorseq ip, r9, r8, lsr #1 │ │ │ │ - andseq r8, r8, lr, lsl #6 │ │ │ │ - andseq pc, r7, r8, lsr #11 │ │ │ │ - eorseq ip, r9, r8, lsl #1 │ │ │ │ - andseq r5, r9, r0, asr r4 │ │ │ │ - andseq fp, r7, r8, lsr #1 │ │ │ │ - andseq r9, r7, r6, asr #14 │ │ │ │ - andseq pc, r7, r8, asr #11 │ │ │ │ - eorseq ip, r9, r2, asr r0 │ │ │ │ - eorseq ip, r9, r4, lsl r0 │ │ │ │ + @ instruction: 0x0019e1d8 │ │ │ │ + @ instruction: 0x0017f4d0 │ │ │ │ + eorseq ip, r9, r6, asr r1 │ │ │ │ + ldrdeq r5, [ip], -r4 @ │ │ │ │ + andseq pc, r7, sl, asr #9 │ │ │ │ + eorseq ip, r9, r8, lsr r1 │ │ │ │ + andseq r8, r7, lr, lsr #15 │ │ │ │ + andseq pc, r7, r4, asr #9 │ │ │ │ + eorseq ip, r9, r8, lsl r1 │ │ │ │ + andseq r8, r8, r2, lsr #4 │ │ │ │ + @ instruction: 0x0017f4bc │ │ │ │ + ldrshteq ip, [r9], -r8 │ │ │ │ + andseq r5, r9, r4, ror #6 │ │ │ │ + @ instruction: 0x0017afbc │ │ │ │ + andseq r9, r7, sl, asr r6 │ │ │ │ + @ instruction: 0x0017f4dc │ │ │ │ + eorseq ip, r9, r2, asr #1 │ │ │ │ + eorseq ip, r9, r4, lsl #1 │ │ │ │ ldrbtmi r4, [fp], #-3035 @ 0xfffff425 │ │ │ │ ldmibmi fp, {r0, r2, r3, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ smlsdx sl, r9, r4, r4 │ │ │ │ ldrbtmi r4, [r9], #-2522 @ 0xfffff626 │ │ │ │ ldmibmi sl, {r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ uxtab r4, r6, r9, ror #8 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8df80f7 │ │ │ │ @ instruction: 0xf8dfc360 │ │ │ │ ldrbtmi r9, [ip], #864 @ 0x360 │ │ │ │ ldrbtmi r6, [r9], #2697 @ 0xa89 │ │ │ │ strbtmi r4, [r0], -r6, ror #13 │ │ │ │ @ instruction: 0xf7d3e66d │ │ │ │ - blmi ff62012c <__read_chk@plt+0xff5bad58> │ │ │ │ + blmi ff6200bc <__read_chk@plt+0xff5bace8> │ │ │ │ strmi r2, [r4], -r4, lsl #4 │ │ │ │ tstcs r3, fp, ror r4 │ │ │ │ strls r4, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ - blx 1c1df42 <__read_chk@plt+0x1bb8b6e> │ │ │ │ + blx 1c1ded2 <__read_chk@plt+0x1bb8afe> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - blmi ff4f4704 <__read_chk@plt+0xff48f330> │ │ │ │ + blmi ff4f4694 <__read_chk@plt+0xff48f2c0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 9bbc38 <__read_chk@plt+0x956864> │ │ │ │ + blls 9bbbc8 <__read_chk@plt+0x9567f4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ eorlt r8, r5, r3, lsl #3 │ │ │ │ - blhi 19ced4 <__read_chk@plt+0x137b00> │ │ │ │ + blhi 19ce64 <__read_chk@plt+0x137a90> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ msreq CPSR_fsx, r4 @ │ │ │ │ svclt 0x00180780 │ │ │ │ @ instruction: 0xf47f2300 │ │ │ │ - blcs 108d300 <__read_chk@plt+0x1027f2c> │ │ │ │ + blcs 108d290 <__read_chk@plt+0x1027ebc> │ │ │ │ msrhi CPSR_, r0, asr #32 │ │ │ │ - blcs 8ffd28 <__read_chk@plt+0x89a954> │ │ │ │ + blcs 8ffcb8 <__read_chk@plt+0x89a8e4> │ │ │ │ tstphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blcs ffe30 <__read_chk@plt+0x9aa5c> │ │ │ │ + blcs ffdc0 <__read_chk@plt+0x9a9ec> │ │ │ │ tstphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldr r2, [r5, #769]! @ 0x301 │ │ │ │ msreq CPSR_sx, r4 @ │ │ │ │ @ instruction: 0xf14007c2 │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, r7, pc}^ │ │ │ │ strb r1, [lr, #271]! @ 0x10f │ │ │ │ subeq pc, r0, r3, asr #7 │ │ │ │ @@ -127540,15 +127512,15 @@ │ │ │ │ ldr r0, [r1, #800]! @ 0x320 │ │ │ │ @ instruction: 0x3144f894 │ │ │ │ vmov.i32 d20, #-1174405120 @ 0xba000000 │ │ │ │ mrrcne 3, 12, r0, r9, cr0 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ vcge.u32 d25, d1, d0 │ │ │ │ @ instruction: 0xf88402c3 │ │ │ │ - bls 4aa1dc <__read_chk@plt+0x444e08> │ │ │ │ + bls 4aa16c <__read_chk@plt+0x444d98> │ │ │ │ movwls r4, #45843 @ 0xb313 │ │ │ │ msrcc CPSR_fs, r4 @ │ │ │ │ wfieq │ │ │ │ @ instruction: 0xf894e59c │ │ │ │ ldrmi r3, [sl], -r4, asr #2 │ │ │ │ orreq pc, r0, #201326595 @ 0xc000003 │ │ │ │ vcgt.u32 d19, d3, d1 │ │ │ │ @@ -127572,86 +127544,86 @@ │ │ │ │ wfieq │ │ │ │ @ instruction: 0x4640e570 │ │ │ │ stc2 1, cr15, [r6], #-0 │ │ │ │ ldrdcs pc, [r8, #-132] @ 0xffffff7c │ │ │ │ @ instruction: 0xf8df4b74 │ │ │ │ @ instruction: 0xf8dae1d4 │ │ │ │ ldrbtmi r1, [fp], #-0 │ │ │ │ - bcs f3144 <__read_chk@plt+0x8dd70> │ │ │ │ - ldclge 4, cr15, [pc, #508] @ e1f4c <__read_chk@plt+0x7cb78> │ │ │ │ + bcs f30d4 <__read_chk@plt+0x8dd00> │ │ │ │ + ldclge 4, cr15, [pc, #508] @ e1edc <__read_chk@plt+0x7cb08> │ │ │ │ ldrbtmi r4, [sl], #-2673 @ 0xfffff58f │ │ │ │ ldrb r4, [lr, #1684] @ 0x694 │ │ │ │ @ instruction: 0xf1004640 │ │ │ │ - blmi 1ce0dac <__read_chk@plt+0x1c7b9d8> │ │ │ │ + blmi 1ce0d3c <__read_chk@plt+0x1c7b968> │ │ │ │ ldrbtmi r4, [fp], #-2671 @ 0xfffff591 │ │ │ │ ldrbtmi r9, [sl], #-13 │ │ │ │ @ instruction: 0x460be577 │ │ │ │ strbpl pc, [r0], #-1280 @ 0xfffffb00 @ │ │ │ │ stmdbmi ip!, {r1, r8, sl, sp, lr, pc}^ │ │ │ │ asrs pc, pc @ @ │ │ │ │ ldrbtmi r4, [r9], #-2156 @ 0xfffff794 │ │ │ │ @ instruction: 0x468944fe │ │ │ │ str r4, [r0, #1144] @ 0x478 │ │ │ │ ldrbtmi r4, [r9], #-2410 @ 0xfffff696 │ │ │ │ strmi r4, [ip], r9, lsl #13 │ │ │ │ strmi r4, [r8], -lr, lsl #13 │ │ │ │ - blmi 1b1b378 <__read_chk@plt+0x1ab5fa4> │ │ │ │ + blmi 1b1b308 <__read_chk@plt+0x1ab5f34> │ │ │ │ stmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [fp], #-1792 @ 0xfffff900 │ │ │ │ - blge 5869d4 <__read_chk@plt+0x521600> │ │ │ │ + blge 586964 <__read_chk@plt+0x521590> │ │ │ │ eorscs r9, pc, #1140850688 @ 0x44000000 │ │ │ │ @ instruction: 0xf7834648 │ │ │ │ - @ instruction: 0xf8d4e982 │ │ │ │ + @ instruction: 0xf8d4e9ba │ │ │ │ @ instruction: 0xf88d3280 │ │ │ │ rsbscs r7, r2, #139 @ 0x8b │ │ │ │ @ instruction: 0x46489212 │ │ │ │ - bcs 1fbe24 <__read_chk@plt+0x196a50> │ │ │ │ + bcs 1fbdb4 <__read_chk@plt+0x1969e0> │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf04fbfd4 │ │ │ │ ldmvs r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, ip, sp}^ │ │ │ │ stmib sp, {r0, r4, r8, r9, fp, ip, pc}^ │ │ │ │ svclt 0x00c87302 │ │ │ │ - blls 4326f8 <__read_chk@plt+0x3cd324> │ │ │ │ + blls 432688 <__read_chk@plt+0x3cd2b4> │ │ │ │ movtcs r9, #768 @ 0x300 │ │ │ │ @ instruction: 0xf1039701 │ │ │ │ - andcc pc, r1, pc, lsr sp @ │ │ │ │ + andcc pc, r1, r7, ror #25 │ │ │ │ stmdale r7!, {r0, r2, fp, sp}^ │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strmi r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004718 │ │ │ │ @ instruction: 0xfffffdd1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ ldrb r2, [fp], r1 │ │ │ │ ldrb r2, [r9], r0 │ │ │ │ - blx ffb9df5e <__read_chk@plt+0xffb38b8a> │ │ │ │ - blx ff21e232 <__read_chk@plt+0xff1b8e5e> │ │ │ │ + blx ffb9deee <__read_chk@plt+0xffb38b1a> │ │ │ │ + blx 1c1e1c2 <__read_chk@plt+0x1bb8dee> │ │ │ │ cdp2 0, 3, cr15, cr8, cr10, {1} │ │ │ │ - bls 474b38 <__read_chk@plt+0x40f764> │ │ │ │ + bls 474ac8 <__read_chk@plt+0x40f6f4> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xb113689b │ │ │ │ ldrdcc pc, [r8], -fp │ │ │ │ @ instruction: 0xf7cd4798 │ │ │ │ @ instruction: 0xf8daf985 │ │ │ │ ldr r1, [r4, r0]! │ │ │ │ - blcc 107fe68 <__read_chk@plt+0x101aa94> │ │ │ │ + blcc 107fdf8 <__read_chk@plt+0x101aa24> │ │ │ │ stmdavc fp, {r3, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ ldr r0, [r7], #2395 @ 0x95b │ │ │ │ ldrbtmi r4, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ mcr2 0, 1, pc, cr14, cr13, {4} @ │ │ │ │ - blls 59b92c <__read_chk@plt+0x536558> │ │ │ │ + blls 59b8bc <__read_chk@plt+0x5364e8> │ │ │ │ @ instruction: 0xf57f071a │ │ │ │ ldrbmi sl, [r0], -lr, ror #29 │ │ │ │ - cdp2 1, 14, cr15, cr12, cr7, {0} │ │ │ │ + cdp2 1, 9, cr15, cr4, cr7, {0} │ │ │ │ @ instruction: 0xf1214648 │ │ │ │ - @ instruction: 0xf0e8fa2f │ │ │ │ + @ instruction: 0xf0e8f9d7 │ │ │ │ @ instruction: 0x4607febb │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stmdavc r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf894b123 │ │ │ │ ldreq r3, [fp, lr, lsr #2] │ │ │ │ movwcs sp, #34 @ 0x22 │ │ │ │ @ instruction: 0x2144f894 │ │ │ │ @@ -127668,150 +127640,150 @@ │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0xe6c0aef9 │ │ │ │ andcs r4, r4, #35840 @ 0x8c00 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf021447b │ │ │ │ @ instruction: 0xe67dfcdd │ │ │ │ ldrbtmi r4, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ - stmia r4!, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm ip, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi pc, {r4, r6, r8, ip, sp, pc} @ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - ldm lr, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r6, {r0, r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf380fab0 │ │ │ │ @ instruction: 0xe7cf095b │ │ │ │ - stcl 7, cr15, [ip, #-520]! @ 0xfffffdf8 │ │ │ │ + stc 7, cr15, [r4, #520]! @ 0x208 │ │ │ │ strb r2, [fp, r1, lsl #6] │ │ │ │ - andseq pc, r7, lr, ror #7 │ │ │ │ - @ instruction: 0x0017f3d4 │ │ │ │ - @ instruction: 0x0017f3b6 │ │ │ │ - mulseq r7, r8, r3 │ │ │ │ - eoreq r9, ip, r2, lsr #27 │ │ │ │ - andseq pc, r7, sl, asr r3 @ │ │ │ │ - andseq pc, r7, r0, lsl #9 │ │ │ │ - ldrhteq ip, [r3], -ip │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, r8, r4, asr sp │ │ │ │ - andseq r5, r7, lr, asr #4 │ │ │ │ - andseq r6, r9, ip, lsr r6 │ │ │ │ - eoreq r9, ip, lr, ror #23 │ │ │ │ - andseq r5, r7, r2, lsr r2 │ │ │ │ - andseq r6, r9, lr, lsl r6 │ │ │ │ - eoreq r9, ip, r6, asr #23 │ │ │ │ - mulseq r7, r0, r1 │ │ │ │ - @ instruction: 0x0017d3b0 │ │ │ │ - strhteq r9, [ip], -sl │ │ │ │ - andseq pc, r7, r2, ror #4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq lr, r8, lr, lsr #22 │ │ │ │ - @ instruction: 0x0018eadc │ │ │ │ - andseq pc, r7, r0, asr r1 @ │ │ │ │ - eoreq r4, r4, r6, lsl #31 │ │ │ │ - eoreq fp, sl, r6, asr r7 │ │ │ │ - blvs fe10e534 <__read_chk@plt+0xfe0a9160> │ │ │ │ + andseq pc, r7, r2, lsl #6 │ │ │ │ + andseq pc, r7, r8, ror #5 │ │ │ │ + andseq pc, r7, sl, asr #5 │ │ │ │ + andseq pc, r7, ip, lsr #5 │ │ │ │ + eoreq r9, ip, r6, lsr #25 │ │ │ │ + andseq pc, r7, lr, ror #4 │ │ │ │ + mulseq r7, r4, r3 │ │ │ │ + eorseq ip, r3, ip, lsr #26 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq lr, r8, r8, ror #24 │ │ │ │ + andseq r5, r7, r2, ror #2 │ │ │ │ + andseq r6, r9, r0, asr r5 │ │ │ │ + strdeq r9, [ip], -r2 @ │ │ │ │ + andseq r5, r7, r6, asr #2 │ │ │ │ + andseq r6, r9, r2, lsr r5 │ │ │ │ + eoreq r9, ip, sl, asr #21 │ │ │ │ + andseq pc, r7, r4, lsr #1 │ │ │ │ + andseq sp, r7, r4, asr #5 │ │ │ │ + strhteq r9, [ip], -lr │ │ │ │ + andseq pc, r7, r6, ror r1 @ │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq lr, r8, r2, asr #20 │ │ │ │ + @ instruction: 0x0018e9f0 │ │ │ │ + andseq pc, r7, r4, rrx │ │ │ │ + mlaeq r4, sl, lr, r4 │ │ │ │ + eoreq fp, sl, sl, ror #12 │ │ │ │ + blvs fe10e4c4 <__read_chk@plt+0xfe0a90f0> │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ @ instruction: 0xf8baf0fc │ │ │ │ andcs fp, r0, r8, lsl r1 │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ stmdbmi r7, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r6, #520] @ 0x208 │ │ │ │ + stcl 7, cr15, [lr, #520] @ 0x208 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r2, lsl #2 │ │ │ │ ldc2l 0, cr15, [r8], #-132 @ 0xffffff7c │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ - andseq pc, r7, r2, ror #1 │ │ │ │ - ldrsbeq pc, [r7], -r6 @ │ │ │ │ + @ instruction: 0x0017eff6 │ │ │ │ + andseq lr, r7, sl, ror #31 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec391a0 <__read_chk@plt+0xfebd3dcc> │ │ │ │ + bl fec39130 <__read_chk@plt+0xfebd3d5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blvs 11a5f08 <__read_chk@plt+0x1140b34> │ │ │ │ + blvs 11a5e98 <__read_chk@plt+0x1140ac4> │ │ │ │ cdpmi 0, 2, cr11, cr8, cr5, {4} │ │ │ │ tstlt fp, lr, ror r4 │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, fp, ip, sp, lr} │ │ │ │ strtmi r2, [r8], -r1, lsl #10 │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ @ instruction: 0xffc6f7ff │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdbmi r1!, {r2, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [ip, #-520]! @ 0xfffffdf8 │ │ │ │ - bmi 8f4c54 <__read_chk@plt+0x88f880> │ │ │ │ + stc 7, cr15, [r4, #520]! @ 0x208 │ │ │ │ + bmi 8f4be4 <__read_chk@plt+0x88f810> │ │ │ │ ldmpl r3!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r4, r5, r9, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ cmncs r8, #14221312 @ 0xd90000 │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ submi r9, r9, #0, 6 │ │ │ │ @ instruction: 0xf7fd2372 │ │ │ │ stmdacs r6!, {r0, r4, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r2!, {r3, ip, lr, pc}^ │ │ │ │ stmdacs r2!, {r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ ldmdami r5, {r3, r4, ip, lr, pc} │ │ │ │ @ instruction: 0xf09d4478 │ │ │ │ ldrb pc, [r2, pc, asr #26] @ │ │ │ │ - blvs fe9ab41c <__read_chk@plt+0xfe946048> │ │ │ │ + blvs fe9ab3ac <__read_chk@plt+0xfe945fd8> │ │ │ │ ldmdbmi r2, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7824479 │ │ │ │ - andcs lr, r3, #4480 @ 0x1180 │ │ │ │ + andcs lr, r3, #8064 @ 0x1f80 │ │ │ │ tstcs r2, r3, lsl #12 │ │ │ │ @ instruction: 0xf0212004 │ │ │ │ - blvs fe9210cc <__read_chk@plt+0xfe8bbcf8> │ │ │ │ - @ instruction: 0xf948f121 │ │ │ │ + blvs fe92105c <__read_chk@plt+0xfe8bbc88> │ │ │ │ + @ instruction: 0xf8f0f121 │ │ │ │ @ instruction: 0xe7be6378 │ │ │ │ strb r2, [sl, r3, lsl #10]! │ │ │ │ - blcs fce2c <__read_chk@plt+0x97a58> │ │ │ │ - blvs 1916728 <__read_chk@plt+0x18b1354> │ │ │ │ - @ instruction: 0xf93ef121 │ │ │ │ + blcs fcdbc <__read_chk@plt+0x979e8> │ │ │ │ + blvs 19166b8 <__read_chk@plt+0x18b12e4> │ │ │ │ + @ instruction: 0xf8e6f121 │ │ │ │ @ instruction: 0xe7b46378 │ │ │ │ - ldrsbteq ip, [r3], -r8 │ │ │ │ - ldrheq pc, [r7], -r6 @ │ │ │ │ + eorseq ip, r3, r8, asr #18 │ │ │ │ + andseq lr, r7, sl, asr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r6, r8, lsl #19 │ │ │ │ - andseq lr, r8, r0, ror r9 │ │ │ │ - andseq pc, r7, r8, lsr #1 │ │ │ │ + ldrshteq r1, [r6], -r8 │ │ │ │ + andseq lr, r8, r4, lsl #17 │ │ │ │ + @ instruction: 0x0017efbc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ andcs fp, r2, #185 @ 0xb9 │ │ │ │ strmi r2, [r6], -r0, lsl #6 │ │ │ │ - bllt 11203fc <__read_chk@plt+0x10bb028> │ │ │ │ + bllt 112038c <__read_chk@plt+0x10bafb8> │ │ │ │ @ instruction: 0xf8df9226 │ │ │ │ ldrbtmi r2, [fp], #2880 @ 0xb40 │ │ │ │ @ instruction: 0x3320e9cd │ │ │ │ @ instruction: 0x3322e9cd │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmib sp, {r2, r5, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf8df3328 │ │ │ │ tstls r0, ip, lsr #22 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9337 │ │ │ │ @ instruction: 0xf1180300 │ │ │ │ - @ instruction: 0xf8d6f909 │ │ │ │ + @ instruction: 0xf8d6f8b1 │ │ │ │ andsls r3, lr, r0, asr #1 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d38255 │ │ │ │ @ instruction: 0xf1088008 │ │ │ │ addeq r0, r0, r1 │ │ │ │ - @ instruction: 0xff30f107 │ │ │ │ + cdp2 1, 13, cr15, cr8, cr7, {0} │ │ │ │ strbmi r9, [r0], -r5, lsr #32 │ │ │ │ - blx 179e4d0 <__read_chk@plt+0x17390fc> │ │ │ │ - bne fff20450 <__read_chk@plt+0xffebb07c> │ │ │ │ + blx 179e460 <__read_chk@plt+0x173908c> │ │ │ │ + bne fff203e0 <__read_chk@plt+0xffebb00c> │ │ │ │ andcs r4, r4, r2, lsl #12 │ │ │ │ @ instruction: 0xf1004479 │ │ │ │ - ldmdbls lr, {r0, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls lr, {r0, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andls sl, pc, #48, 20 @ 0x30000 │ │ │ │ - bcs ffb20464 <__read_chk@plt+0xffabb090> │ │ │ │ + bcs ffb203f4 <__read_chk@plt+0xffabb020> │ │ │ │ bicvs r2, fp, r0, lsl #6 │ │ │ │ tstcc r9, #3358720 @ 0x334000 │ │ │ │ tstcc fp, #3358720 @ 0x334000 │ │ │ │ teqls r0, #1946157056 @ 0x74000000 │ │ │ │ teqcc r1, #3358720 @ 0x334000 │ │ │ │ teqcc r3, #3358720 @ 0x334000 │ │ │ │ teqcc r5, #3358720 @ 0x334000 │ │ │ │ @@ -127821,17 +127793,17 @@ │ │ │ │ smlalseq pc, ip, r2, r8 @ │ │ │ │ andeq pc, r3, r0 │ │ │ │ svclt 0x00082802 │ │ │ │ msrcc CPSR_fsc, r2 @ │ │ │ │ ldrdcs pc, [r0], #134 @ 0x86 │ │ │ │ @ instruction: 0xf3c3bf08 │ │ │ │ ldrmi r1, [r4], -r0, lsl #6 │ │ │ │ - bcs 106d74 <__read_chk@plt+0xa19a0> │ │ │ │ + bcs 106d04 <__read_chk@plt+0xa1930> │ │ │ │ andshi pc, r4, #0 │ │ │ │ - blcs 13c384 <__read_chk@plt+0xd6fb0> │ │ │ │ + blcs 13c314 <__read_chk@plt+0xd6f40> │ │ │ │ adcshi pc, sl, r0, asr #6 │ │ │ │ movtpl pc, #1286 @ 0x506 @ │ │ │ │ msrne CPSR_fs, r3 @ │ │ │ │ @ instruction: 0xf1000689 │ │ │ │ @ instruction: 0xf89381a7 │ │ │ │ @ instruction: 0xf0155126 │ │ │ │ @ instruction: 0xf0400501 │ │ │ │ @@ -127839,31 +127811,31 @@ │ │ │ │ subsvs r2, r1, r0, lsl #2 │ │ │ │ ldrdge pc, [r0], -r3 │ │ │ │ vrshl.u8 d20, d10, d16 │ │ │ │ @ instruction: 0xf8d687a1 │ │ │ │ @ instruction: 0x461300bc │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ pkhtbmi r8, r9, sp, asr #4 │ │ │ │ - bge 7fc5dc <__read_chk@plt+0x797208> │ │ │ │ - ldrbcc pc, [pc, #79]! @ e21cb <__read_chk@plt+0x7cdf7> @ │ │ │ │ - bge 7c69b4 <__read_chk@plt+0x7615e0> │ │ │ │ - bge 7869b4 <__read_chk@plt+0x7215e0> │ │ │ │ - bge 7469b4 <__read_chk@plt+0x6e15e0> │ │ │ │ + bge 7fc56c <__read_chk@plt+0x797198> │ │ │ │ + ldrbcc pc, [pc, #79]! @ e215b <__read_chk@plt+0x7cd87> @ │ │ │ │ + bge 7c6944 <__read_chk@plt+0x761570> │ │ │ │ + bge 786944 <__read_chk@plt+0x721570> │ │ │ │ + bge 746944 <__read_chk@plt+0x6e1570> │ │ │ │ stmdbcs r0, {r1, r3, r9, ip, pc} │ │ │ │ addhi pc, lr, r0 │ │ │ │ ldrmi r6, [sl, #2587] @ 0xa1b │ │ │ │ bicshi pc, r0, r0, lsl #6 │ │ │ │ eorcs pc, sl, r1, asr r8 @ │ │ │ │ - blls a339e4 <__read_chk@plt+0x9ce610> │ │ │ │ + blls a33974 <__read_chk@plt+0x9ce5a0> │ │ │ │ adceq r3, pc, r1, lsl #10 │ │ │ │ eorcs pc, r5, r3, asr #16 │ │ │ │ @ instruction: 0xf0e12200 │ │ │ │ strmi pc, [r4], -fp, asr #27 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 942920 <__read_chk@plt+0x8dd54c> │ │ │ │ + blls 9428b0 <__read_chk@plt+0x8dd4dc> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccs 0, cr8, [r0, #-956] @ 0xfffffc44 │ │ │ │ mrshi pc, (UNDEF: 10) @ │ │ │ │ svceq 0x0001f1b8 │ │ │ │ msrhi LR_abt, r0 │ │ │ │ @ instruction: 0xf0439b26 │ │ │ │ @ instruction: 0x93260301 │ │ │ │ @@ -127882,82 +127854,82 @@ │ │ │ │ movwcs r9, #770 @ 0x302 │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ andcs r9, r2, #67108864 @ 0x4000000 │ │ │ │ ldrmi r9, [sl], -r3, lsl #4 │ │ │ │ ldc2l 0, cr15, [r4], #816 @ 0x330 │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ @ instruction: 0xf0d2a81d │ │ │ │ - bvs 19e0f30 <__read_chk@plt+0x197bb5c> │ │ │ │ - bls 84e834 <__read_chk@plt+0x7e9460> │ │ │ │ + bvs 19e0ec0 <__read_chk@plt+0x197baec> │ │ │ │ + bls 84e7c4 <__read_chk@plt+0x7e93f0> │ │ │ │ movwls r4, #9776 @ 0x2630 │ │ │ │ ldrmi r2, [r9], -r0, lsl #6 │ │ │ │ movwls r9, #4608 @ 0x1200 │ │ │ │ andls r2, r3, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf0cc461a │ │ │ │ strmi pc, [r1], -r1, ror #25 │ │ │ │ ldmdage sp, {r4, r8, ip, sp, pc} │ │ │ │ - blx d1e592 <__read_chk@plt+0xcb91be> │ │ │ │ + blx d1e522 <__read_chk@plt+0xcb914e> │ │ │ │ ldrsbtge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xf8da69e0 │ │ │ │ svccs 0x0000701c │ │ │ │ msrhi SPSR_fc, r0 │ │ │ │ ldmdbcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrmi r9, [r9], -r9, lsl #6 │ │ │ │ mcrr2 0, 12, pc, r4, cr13 @ │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ mrrc2 0, 12, pc, ip, cr12 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d68162 │ │ │ │ - blcs ee580 <__read_chk@plt+0x891ac> │ │ │ │ + blcs ee510 <__read_chk@plt+0x8913c> │ │ │ │ mrshi pc, (UNDEF: 77) @ │ │ │ │ ldmvs r9, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ addmi r3, sl, #268435456 @ 0x10000000 │ │ │ │ smlalbbhi pc, r7, r0, r2 @ │ │ │ │ subsvs r6, sl, r9, lsl r8 │ │ │ │ eorge pc, r2, r1, asr r8 @ │ │ │ │ svceq 0x0000f1ba │ │ │ │ teqphi pc, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8d66919 │ │ │ │ stmdbcs r0, {r2, r3, r4, r5, r7} │ │ │ │ svcge 0x0072f47f │ │ │ │ ldrb r4, [r6, -sl, lsl #12]! │ │ │ │ - blcs eb6b4 <__read_chk@plt+0x862e0> │ │ │ │ + blcs eb644 <__read_chk@plt+0x86270> │ │ │ │ svcge 0x004ff73f │ │ │ │ ldmdbls lr, {r2, r3, r5, r9, sl, lr} │ │ │ │ andsgt lr, r9, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0x071be9dd │ │ │ │ - ldrbcc pc, [pc, #79]! @ e2317 <__read_chk@plt+0x7cf43> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ e22a7 <__read_chk@plt+0x7ced3> @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ movwls sl, #56092 @ 0xdb1c │ │ │ │ movwls sl, #51995 @ 0xcb1b │ │ │ │ movwls sl, #47898 @ 0xbb1a │ │ │ │ movwls sl, #43801 @ 0xab19 │ │ │ │ streq lr, [r1, -sp, asr #19] │ │ │ │ stmdals r6!, {r0, r1, r5, r6, r9, sl, lr} │ │ │ │ andls sl, r0, #35, 30 @ 0x8c │ │ │ │ @ instruction: 0xf0004622 │ │ │ │ stcge 0, cr0, [r4], #-16 │ │ │ │ ldrtmi r9, [r0], -r4 │ │ │ │ strls r9, [r3, -r5, lsl #8] │ │ │ │ @ instruction: 0xffb0f0cc │ │ │ │ teqlt r3, r4, lsr #22 │ │ │ │ - bcs 10036c <__read_chk@plt+0x9af98> │ │ │ │ + bcs 1002fc <__read_chk@plt+0x9af28> │ │ │ │ cmpphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1074620 │ │ │ │ - @ instruction: 0xf8d6fc95 │ │ │ │ + @ instruction: 0xf8d6fc3d │ │ │ │ @ instruction: 0xf0e300bc │ │ │ │ msrlt SPSR_f, r7, lsl #19 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf982f0e3 │ │ │ │ teqlt fp, r3, lsl #16 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xf97cf0e3 │ │ │ │ - bvs 7bc33c <__read_chk@plt+0x756f68> │ │ │ │ + bvs 7bc2cc <__read_chk@plt+0x756ef8> │ │ │ │ cmnle r9, r0, lsl #22 │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdcc pc, [r8, #-131] @ 0xffffff7d │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf10d8126 │ │ │ │ @ instruction: 0x93290aa4 │ │ │ │ @@ -127966,77 +127938,77 @@ │ │ │ │ eorne pc, r5, r3, asr r8 @ │ │ │ │ tstls r3, #171 @ 0xab │ │ │ │ ldc2l 0, cr15, [r2], #900 @ 0x384 │ │ │ │ strmi r9, [r3], r9, lsr #22 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibvs sl, {r0, r2, r3, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 9c291c <__read_chk@plt+0x95d548> │ │ │ │ + bls 9c28ac <__read_chk@plt+0x95d4d8> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldrtmi r8, [r8], -r6, ror #2 │ │ │ │ - mrrc2 1, 0, pc, ip, cr7 @ │ │ │ │ + stc2 1, cr15, [r4], {7} │ │ │ │ movtpl pc, #1286 @ 0x506 @ │ │ │ │ msrcs CPSR_sc, r3 @ │ │ │ │ - bcs 109030 <__read_chk@plt+0xa3c5c> │ │ │ │ + bcs 108fc0 <__read_chk@plt+0xa3bec> │ │ │ │ ldrbthi pc, [sl], #640 @ 0x280 @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ movwcs r8, #4446 @ 0x115e │ │ │ │ orrs r9, fp, #603979776 @ 0x24000000 │ │ │ │ stc2l 0, cr15, [r0], #820 @ 0x334 │ │ │ │ eorls r9, r1, r2, lsr #18 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf78280d6 │ │ │ │ - @ instruction: 0x4682ee34 │ │ │ │ + strmi lr, [r2], ip, ror #28 │ │ │ │ @ instruction: 0xf107a821 │ │ │ │ - @ instruction: 0xf1bafc41 │ │ │ │ + @ instruction: 0xf1bafbe9 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ stmdage r2!, {r8, r9, sl, fp, sp, pc} │ │ │ │ - ldc2 1, cr15, [sl], #-28 @ 0xffffffe4 │ │ │ │ + blx ff99e772 <__read_chk@plt+0xff93939e> │ │ │ │ ldmdaeq r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1204478 │ │ │ │ - stmib sp, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmib sp, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stccs 0, cr0, [r0, #-132] @ 0xffffff7c │ │ │ │ mrcge 4, 7, APSR_nzcv, cr6, cr15, {3} │ │ │ │ @ instruction: 0xf1209822 │ │ │ │ - blge 9a21ac <__read_chk@plt+0x93cdd8> │ │ │ │ + blge 9a1fdc <__read_chk@plt+0x93cc08> │ │ │ │ strtmi r9, [r2], -ip, lsr #32 │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ @ instruction: 0xf9a2f7ff │ │ │ │ @ instruction: 0xf1b04681 │ │ │ │ @ instruction: 0xd0193fff │ │ │ │ ldrdge pc, [r8], sp │ │ │ │ ldrbmi r9, [r1], -ip, lsr #16 │ │ │ │ - cdp 7, 0, cr15, cr10, cr2, {4} │ │ │ │ + cdp 7, 4, cr15, cr2, cr2, {4} │ │ │ │ @ instruction: 0xf8cdb108 │ │ │ │ stmdage ip!, {r2, r7, sp, pc} │ │ │ │ - ldc2 1, cr15, [r6], {7} │ │ │ │ + blx ff09e7ba <__read_chk@plt+0xff0393e6> │ │ │ │ svceq 0x0001f1b8 │ │ │ │ mrcge 7, 6, APSR_nzcv, cr12, cr15, {1} │ │ │ │ @ instruction: 0x4620991e │ │ │ │ ldc2 7, cr15, [lr, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf53f07c3 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ mcrge 4, 7, pc, cr10, cr15, {3} @ │ │ │ │ - beq fea1e860 <__read_chk@plt+0xfe9b948c> │ │ │ │ + beq fea1e7f0 <__read_chk@plt+0xfe9b941c> │ │ │ │ @ instruction: 0xf10d2400 │ │ │ │ ldmdage lr, {r5, r7, fp} │ │ │ │ - blx 1b1e898 <__read_chk@plt+0x1ab94c4> │ │ │ │ + blx 51e828 <__read_chk@plt+0x4b9454> │ │ │ │ @ instruction: 0xf118980a │ │ │ │ - stmdals fp, {r0, r1, r2, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8bcf118 │ │ │ │ + stmdals fp, {r0, r1, r2, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf864f118 │ │ │ │ @ instruction: 0xf118980c │ │ │ │ - stmdals sp, {r0, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf8b6f118 │ │ │ │ + stmdals sp, {r0, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf85ef118 │ │ │ │ @ instruction: 0xf107a825 │ │ │ │ - blls 9a141c <__read_chk@plt+0x93c048> │ │ │ │ + blls 9a124c <__read_chk@plt+0x93be78> │ │ │ │ stmdage r2!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx ffc1e87e <__read_chk@plt+0xffbb94aa> │ │ │ │ + blx fe61e80e <__read_chk@plt+0xfe5b943a> │ │ │ │ tstlt r3, r3, lsr #22 │ │ │ │ @ instruction: 0xf107a823 │ │ │ │ - strbmi pc, [r0], -r7, ror #23 @ │ │ │ │ + strbmi pc, [r0], -pc, lsl #23 @ │ │ │ │ @ instruction: 0xff3ef0ce │ │ │ │ @ instruction: 0xf0c54650 │ │ │ │ @ instruction: 0xf8dffbbb │ │ │ │ @ instruction: 0xf8df2764 │ │ │ │ ldrbtmi r3, [sl], #-1868 @ 0xfffff8b4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsr fp │ │ │ │ @@ -128049,68 +128021,68 @@ │ │ │ │ ldrmi r4, [r4], -r5, lsl #12 │ │ │ │ eorsle r2, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmvs r3, {r1, r3, r4, r6, r7, sl, pc} │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ ldmdavs r3, {r1, r3, r4, r6, r7, sl, pc} │ │ │ │ subsvs r2, r1, r0, lsl #2 │ │ │ │ - blls 93c530 <__read_chk@plt+0x8d715c> │ │ │ │ - bl fe9b2ef4 <__read_chk@plt+0xfe94db20> │ │ │ │ - blx feda30cc <__read_chk@plt+0xfed3dcf8> │ │ │ │ - b 14df2d8 <__read_chk@plt+0x1479f04> │ │ │ │ + blls 93c4c0 <__read_chk@plt+0x8d70ec> │ │ │ │ + bl fe9b2e84 <__read_chk@plt+0xfe94dab0> │ │ │ │ + blx feda305c <__read_chk@plt+0xfed3dc88> │ │ │ │ + b 14df268 <__read_chk@plt+0x1479e94> │ │ │ │ svclt 0x00d81353 │ │ │ │ - blcs eb0d4 <__read_chk@plt+0x85d00> │ │ │ │ + blcs eb064 <__read_chk@plt+0x85c90> │ │ │ │ strbhi pc, [r9], #0 @ │ │ │ │ @ instruction: 0xf8d66911 │ │ │ │ strhlt r0, [r9, -ip]! │ │ │ │ adcmi r6, r3, #77824 @ 0x13000 │ │ │ │ @ instruction: 0x2100bfb4 │ │ │ │ eorne pc, r4, r1, asr r8 @ │ │ │ │ @ instruction: 0xf0e12200 │ │ │ │ strmi pc, [r5], -r9, lsr #24 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 943210 <__read_chk@plt+0x8dde3c> │ │ │ │ + blls 9431a0 <__read_chk@plt+0x8dddcc> │ │ │ │ rsbsle r2, sl, r0, lsl #22 │ │ │ │ ldrdcs pc, [r0], #134 @ 0x86 │ │ │ │ ldmdavs r3, {r1, r5, r8, ip, sp, pc}^ │ │ │ │ movwcc r6, #6289 @ 0x1891 │ │ │ │ - blle 1972f3c <__read_chk@plt+0x190db68> │ │ │ │ + blle 1972ecc <__read_chk@plt+0x190daf8> │ │ │ │ @ instruction: 0x93219b22 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs r3, {r0, r1, r2, r3, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ ldmdbls lr, {r0, r3, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ andsgt lr, r9, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0x071be9dd │ │ │ │ @ instruction: 0x463ae6d8 │ │ │ │ @ instruction: 0xf0cd4639 │ │ │ │ @ instruction: 0xf8cafae1 │ │ │ │ ssat r0, #1, ip │ │ │ │ strmi r2, [sl], -r0, lsl #2 │ │ │ │ ldmdals lr, {r0, r1, r2, r3, r5, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf107301c │ │ │ │ - svcls 0x001efb79 │ │ │ │ + svcls 0x001efb21 │ │ │ │ @ instruction: 0x0694f8df │ │ │ │ @ instruction: 0xf1204478 │ │ │ │ - ldrhvs pc, [r8, #233]! @ 0xe9 @ │ │ │ │ + mvnsvs pc, r1, ror #28 │ │ │ │ stmib sp, {r0, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrt r1, [r0], -r1, lsr #32 │ │ │ │ @ instruction: 0x46104617 │ │ │ │ ssat r4, #16, r4, lsl #13 │ │ │ │ ldrmi r2, [r8], r4 │ │ │ │ @ instruction: 0xf8dfe5ac │ │ │ │ andcs r1, r5, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0xf7824479 │ │ │ │ - @ instruction: 0x4604ea9c │ │ │ │ + @ instruction: 0x4604ead4 │ │ │ │ @ instruction: 0xf10d4650 │ │ │ │ @ instruction: 0xf0ea0aa4 │ │ │ │ andcs pc, r4, #8192000 @ 0x7d0000 │ │ │ │ strtmi r9, [r3], -r0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ mcr2 0, 4, pc, cr4, cr15, {6} @ │ │ │ │ - blls 51c2c4 <__read_chk@plt+0x4b6ef0> │ │ │ │ + blls 51c254 <__read_chk@plt+0x4b6e80> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46188395 │ │ │ │ stc2 0, cr15, [ip, #788] @ 0x314 │ │ │ │ stmdblt r0, {r0, r3, r5, ip, pc}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdcc pc, [r8, #-131] @ 0xffffff7d │ │ │ │ @@ -128121,134 +128093,134 @@ │ │ │ │ @ instruction: 0x3624f8df │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf0df447b │ │ │ │ andcs pc, r0, r5, ror #28 │ │ │ │ @ instruction: 0xf92cf022 │ │ │ │ ldmdavs r1, {r3, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8516053 │ │ │ │ - blls 93266c <__read_chk@plt+0x8cd298> │ │ │ │ - blx fedad5e4 <__read_chk@plt+0xfed48210> │ │ │ │ - b 14df3f4 <__read_chk@plt+0x147a020> │ │ │ │ + blls 9325fc <__read_chk@plt+0x8cd228> │ │ │ │ + blx fedad574 <__read_chk@plt+0xfed481a0> │ │ │ │ + b 14df384 <__read_chk@plt+0x1479fb0> │ │ │ │ svclt 0x00d81353 │ │ │ │ - blcs eb1f0 <__read_chk@plt+0x85e1c> │ │ │ │ + blcs eb180 <__read_chk@plt+0x85dac> │ │ │ │ svcge 0x0072f47f │ │ │ │ @ instruction: 0xf0cde78c │ │ │ │ stmdbls r2!, {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbcs r0, {r0, r5, ip, pc} │ │ │ │ subhi pc, r5, #0 │ │ │ │ - stc 7, cr15, [r6, #-520] @ 0xfffffdf8 │ │ │ │ + ldc 7, cr15, [lr, #-520]! @ 0xfffffdf8 │ │ │ │ stmdage r1!, {r2, r9, sl, lr} │ │ │ │ - blx 61ea2e <__read_chk@plt+0x5b965a> │ │ │ │ + blx ff01e9bc <__read_chk@plt+0xfefb95e8> │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmdage r2!, {r0, r2, r4, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ - blx 49ea3a <__read_chk@plt+0x439666> │ │ │ │ + blx fee9e9c8 <__read_chk@plt+0xfee395f4> │ │ │ │ strbeq pc, [ip, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf1204478 │ │ │ │ - stmib sp, {r0, r1, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmib sp, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strb r0, [r9, -r1, lsr #32]! │ │ │ │ @ instruction: 0x4691ab1c │ │ │ │ @ instruction: 0xf04f930d │ │ │ │ - blge 7afe34 <__read_chk@plt+0x74aa60> │ │ │ │ + blge 7afdc4 <__read_chk@plt+0x74a9f0> │ │ │ │ movwls r4, #50705 @ 0xc611 │ │ │ │ movwls sl, #47898 @ 0xbb1a │ │ │ │ movwls sl, #43801 @ 0xab19 │ │ │ │ @ instruction: 0xf506e5ab │ │ │ │ @ instruction: 0xf9925240 │ │ │ │ - bcs eaae4 <__read_chk@plt+0x85710> │ │ │ │ + bcs eaa74 <__read_chk@plt+0x856a0> │ │ │ │ ldmdavs fp, {r0, r1, r9, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df842c │ │ │ │ andcs r1, r5, #148, 10 @ 0x25000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 9a0470 <__read_chk@plt+0x93b09c> │ │ │ │ + b 17a0400 <__read_chk@plt+0x173b02c> │ │ │ │ strmi r9, [r3], -r9, lsr #20 │ │ │ │ - bvs fe56aa7c <__read_chk@plt+0xfe5056a8> │ │ │ │ + bvs fe56aa0c <__read_chk@plt+0xfe505638> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0df4610 │ │ │ │ - blls 861eb8 <__read_chk@plt+0x7fcae4> │ │ │ │ + blls 861e48 <__read_chk@plt+0x7fca74> │ │ │ │ ldmdage sp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff9cf117 │ │ │ │ + @ instruction: 0xff44f117 │ │ │ │ adceq r9, sl, r5, lsr #22 │ │ │ │ @ instruction: 0x46589c1e │ │ │ │ @ instruction: 0xf04f4413 │ │ │ │ ldrshvs r3, [sl], #-47 @ 0xffffffd1 │ │ │ │ @ instruction: 0xff8cf0cf │ │ │ │ ldcls 2, cr6, [lr], {224} @ 0xe0 │ │ │ │ @ instruction: 0xf0cc4658 │ │ │ │ mvnvs pc, #59, 30 @ 0xec │ │ │ │ ldcls 8, cr9, [lr], {41} @ 0x29 │ │ │ │ @ instruction: 0xf828f0d0 │ │ │ │ @ instruction: 0x63209b1e │ │ │ │ - bcs fcf1c <__read_chk@plt+0x97b48> │ │ │ │ + bcs fceac <__read_chk@plt+0x97ad8> │ │ │ │ mvnhi pc, r0 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0e04610 │ │ │ │ strmi pc, [r3], r1, lsl #21 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x460183bf │ │ │ │ @ instruction: 0xf075a827 │ │ │ │ @ instruction: 0xf1b9f917 │ │ │ │ svclt 0x00180f00 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf04fbfcc │ │ │ │ @ instruction: 0xf04f0801 │ │ │ │ vsub.i8 d16, d0, d0 │ │ │ │ stmdals r9!, {r0, r1, r2, r4, r5, r7, r8, pc} │ │ │ │ - bvs 11cf510 <__read_chk@plt+0x116a13c> │ │ │ │ - blls 48f4e0 <__read_chk@plt+0x42a10c> │ │ │ │ + bvs 11cf4a0 <__read_chk@plt+0x116a0cc> │ │ │ │ + blls 48f470 <__read_chk@plt+0x42a09c> │ │ │ │ eorls r2, sl, #0, 4 │ │ │ │ @ instruction: 0xf10dac2a │ │ │ │ ldrmi r0, [r1], -r0, lsr #17 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ andls r3, r0, #68, 2 │ │ │ │ vraddhn.i16 d25, , q1 │ │ │ │ @ instruction: 0xf8cd1340 │ │ │ │ @ instruction: 0xf0728004 │ │ │ │ ldrdls pc, [fp], -r5 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r7, {r1, r2, r4, r6, sl, pc} │ │ │ │ - ldrhlt r4, [pc, #-105] @ e26bf <__read_chk@plt+0x7d2eb> │ │ │ │ + ldrhlt r4, [pc, #-105] @ e264f <__read_chk@plt+0x7d27b> │ │ │ │ @ instruction: 0xf8db4601 │ │ │ │ @ instruction: 0x46583018 │ │ │ │ svcls 0x002a4798 │ │ │ │ svccs 0x00012200 │ │ │ │ strbthi pc, [r3], #-0 @ │ │ │ │ streq pc, [r2, -r7, lsr #3] │ │ │ │ - blx feeb4188 <__read_chk@plt+0xfee4edb4> │ │ │ │ + blx feeb4118 <__read_chk@plt+0xfee4ed44> │ │ │ │ ldmdbeq pc!, {r0, r1, r2, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf107a82b │ │ │ │ - stmdals r9!, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r9!, {r0, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ strcs lr, [r0, -r6] │ │ │ │ ldrtmi sl, [r9], sl, lsr #24 │ │ │ │ stmiaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x932a2301 │ │ │ │ strbmi r4, [r2], -r3, lsr #12 │ │ │ │ @ instruction: 0xf0cd2100 │ │ │ │ eorls pc, fp, r7, asr #25 │ │ │ │ - blls 48f3d0 <__read_chk@plt+0x429ffc> │ │ │ │ + blls 48f360 <__read_chk@plt+0x429f8c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldreq r3, [r9], r4, asr #2 │ │ │ │ - blls b977c8 <__read_chk@plt+0xb323f4> │ │ │ │ + blls b97758 <__read_chk@plt+0xb32384> │ │ │ │ svclt 0x00012b02 │ │ │ │ ldmdavs r3, {r3, r5, r9, fp, ip, pc}^ │ │ │ │ subsvs r4, r3, fp, asr #8 │ │ │ │ @ instruction: 0xb1237803 │ │ │ │ @ instruction: 0xf8db4601 │ │ │ │ @ instruction: 0x46583018 │ │ │ │ stmdage fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - blx 141ebbc <__read_chk@plt+0x13b97e8> │ │ │ │ + @ instruction: 0xf9f4f107 │ │ │ │ cmplt r3, fp, lsr #22 │ │ │ │ - blcs 189450 <__read_chk@plt+0x12407c> │ │ │ │ + blcs 1893e0 <__read_chk@plt+0x12400c> │ │ │ │ ldrtmi fp, [ip], -ip, lsl #30 │ │ │ │ streq pc, [r1], #-71 @ 0xffffffb9 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf11783fb │ │ │ │ - @ instruction: 0xf8d6fda7 │ │ │ │ + @ instruction: 0xf8d6fd4f │ │ │ │ movwcs r2, #192 @ 0xc0 │ │ │ │ @ instruction: 0xf8c0901f │ │ │ │ andhi fp, r3, r4, lsr r0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmvs r3, {r2, r3, r6, r7, pc} │ │ │ │ svclt 0x00c82b00 │ │ │ │ vqrdmlsh.s , q0, q12 │ │ │ │ @@ -128256,89 +128228,89 @@ │ │ │ │ subsvs r2, r3, r0, lsl #6 │ │ │ │ addsmi r6, ip, #12, 16 @ 0xc0000 │ │ │ │ adchi pc, r6, r0, asr #6 │ │ │ │ svcge 0x00209314 │ │ │ │ strcc pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8cd4611 │ │ │ │ ldrbtmi r8, [fp], #-36 @ 0xffffffdc │ │ │ │ - blmi c7450 <__read_chk@plt+0x6207c> │ │ │ │ + blmi c73e0 <__read_chk@plt+0x6200c> │ │ │ │ subge pc, r0, sp, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-1722 @ 0xfffff946 │ │ │ │ - blmi 47460 │ │ │ │ + blmi 473f0 │ │ │ │ ldrbtmi r9, [fp], #-3854 @ 0xfffff0f2 │ │ │ │ - blls 54746c <__read_chk@plt+0x4e2098> │ │ │ │ + blls 5473fc <__read_chk@plt+0x4e2028> │ │ │ │ andspl lr, r1, sp, asr #19 │ │ │ │ @ instruction: 0x46984699 │ │ │ │ - blcs 11a8e4 <__read_chk@plt+0xb5510> │ │ │ │ + blcs 11a874 <__read_chk@plt+0xb54a0> │ │ │ │ sbcshi pc, r4, #0 │ │ │ │ stmdbcs r0, {r0, r3, r4, r8, fp, sp, lr} │ │ │ │ rschi pc, fp, #0 │ │ │ │ addsmi r6, ip, #110592 @ 0x1b000 │ │ │ │ sbcshi pc, lr, #64, 6 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ stcls 6, cr4, [r2], #-76 @ 0xffffffb4 │ │ │ │ stcls 4, cr9, [r7], #-8 │ │ │ │ strcs r9, [r0], #-1025 @ 0xfffffbff │ │ │ │ strmi lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf0ce9400 │ │ │ │ @ instruction: 0xf8d6ff49 │ │ │ │ - blcs eeb50 <__read_chk@plt+0x8977c> │ │ │ │ + blcs eeae0 <__read_chk@plt+0x8970c> │ │ │ │ ldmdavs sl, {r1, r3, r5, r6, ip, lr, pc}^ │ │ │ │ andcc r6, r1, #10027008 @ 0x990000 │ │ │ │ - ble 1a33284 <__read_chk@plt+0x19cdeb0> │ │ │ │ + ble 1a33214 <__read_chk@plt+0x19cde40> │ │ │ │ ldmdavs fp, {r1, r3, r4, r6, sp, lr} │ │ │ │ eormi pc, r2, r3, asr r8 @ │ │ │ │ - ldclle 12, cr2, [pc, #-0] @ e2868 <__read_chk@plt+0x7d494> │ │ │ │ + ldclle 12, cr2, [pc, #-0] @ e27f8 <__read_chk@plt+0x7d424> │ │ │ │ stmdbls r7!, {r0, r2, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf8a2f075 │ │ │ │ strtmi r9, [r8], -r7, lsr #18 │ │ │ │ @ instruction: 0xf89ef075 │ │ │ │ ldrdne pc, [r0], #134 @ 0x86 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ stmdbvs fp, {r0, r6, r8, ip, sp, pc} │ │ │ │ - bvs 38ed38 <__read_chk@plt+0x329964> │ │ │ │ + bvs 38ecc8 <__read_chk@plt+0x3298f4> │ │ │ │ svclt 0x00d84294 │ │ │ │ eorne pc, r4, r3, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ @ instruction: 0xf0e14652 │ │ │ │ @ instruction: 0x4605fa53 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 903374 <__read_chk@plt+0x89dfa0> │ │ │ │ + blls 903304 <__read_chk@plt+0x89df30> │ │ │ │ ldmdahi sl, {r0, r1, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00142a00 │ │ │ │ @ instruction: 0xf0484640 │ │ │ │ stmdacs r0, {r0} │ │ │ │ rsbhi pc, fp, #0 │ │ │ │ strtmi r9, [r8], -r7, lsr #20 │ │ │ │ @ instruction: 0xf0ce9929 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3144f893 │ │ │ │ ldrle r0, [r5, #-1818] @ 0xfffff8e6 │ │ │ │ ldrdne pc, [r0], #134 @ 0x86 │ │ │ │ stmdbvs fp, {r0, r6, r8, ip, sp, pc} │ │ │ │ - bvs 38ed8c <__read_chk@plt+0x3299b8> │ │ │ │ + bvs 38ed1c <__read_chk@plt+0x329948> │ │ │ │ svclt 0x00d84294 │ │ │ │ eorne pc, r4, r3, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ strtmi r9, [fp], -r2, lsr #20 │ │ │ │ - bls ac70f8 <__read_chk@plt+0xa61d24> │ │ │ │ + bls ac7088 <__read_chk@plt+0xa61cb4> │ │ │ │ andcs r9, r0, #0, 4 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ stc2 0, cr15, [lr, #-824]! @ 0xfffffcc8 │ │ │ │ @ instruction: 0x032fe9d6 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ stmdbls r0!, {r0, r1, r2, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs sl, {r1, r2, r3, r4, r6, r9, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bvs 7c32f0 <__read_chk@plt+0x75df1c> │ │ │ │ + bvs 7c3280 <__read_chk@plt+0x75deac> │ │ │ │ vqsub.u8 d20, d16, d12 │ │ │ │ - blls 6c32cc <__read_chk@plt+0x65def8> │ │ │ │ + blls 6c325c <__read_chk@plt+0x65de88> │ │ │ │ str r4, [r6, sl, asr #12] │ │ │ │ @ instruction: 0x5011e9dd │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ ldrdge pc, [r0], #-141 @ 0xffffff73 │ │ │ │ andcs fp, r0, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x46114658 │ │ │ │ @ instruction: 0xf10d2400 │ │ │ │ @@ -128352,493 +128324,493 @@ │ │ │ │ msrhi SPSR_x, #0 │ │ │ │ strtmi r6, [r3], #-2171 @ 0xfffff785 │ │ │ │ stmdbls fp!, {r0, r1, r3, r4, r5, r6, sp, lr} │ │ │ │ stmdavc fp, {r0, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dbb11b │ │ │ │ @ instruction: 0x46583018 │ │ │ │ stmdage fp!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - @ instruction: 0xf95ef107 │ │ │ │ + @ instruction: 0xf906f107 │ │ │ │ ldrsbtcc pc, [ip], r6 @ │ │ │ │ - blls 97cbe4 <__read_chk@plt+0x917810> │ │ │ │ + blls 97cb74 <__read_chk@plt+0x9177a0> │ │ │ │ @ instruction: 0xf1209333 │ │ │ │ - @ instruction: 0xf8d6fc9d │ │ │ │ + @ instruction: 0xf8d6fc45 │ │ │ │ ldrhtls r3, [r1], -ip │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ rsbhi pc, lr, #0 │ │ │ │ - ldc2 1, cr15, [r4], {32} │ │ │ │ + ldc2 1, cr15, [ip], #-128 @ 0xffffff80 │ │ │ │ eorsls r9, r2, r3, lsl fp │ │ │ │ @ instruction: 0xf1031c6c │ │ │ │ @ instruction: 0xf1070008 │ │ │ │ - @ instruction: 0x4607fabf │ │ │ │ + strmi pc, [r7], -r7, ror #20 │ │ │ │ @ instruction: 0xf8d69036 │ │ │ │ - blvs 1a2ca4 <__read_chk@plt+0x13d8d0> │ │ │ │ - blcs 10768c <__read_chk@plt+0xa22b8> │ │ │ │ + blvs 1a2c34 <__read_chk@plt+0x13d860> │ │ │ │ + blcs 10761c <__read_chk@plt+0xa2248> │ │ │ │ msrhi CPSR_fsx, r0 │ │ │ │ smullcc pc, r0, sp, r8 @ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ sbccc pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0xf04fb19c │ │ │ │ and r0, r2, r0, lsl #18 │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ - blls a3443c <__read_chk@plt+0x9cf068> │ │ │ │ + blls a343cc <__read_chk@plt+0x9ceff8> │ │ │ │ eorne pc, r9, r3, asr r8 @ │ │ │ │ - blx fec9ee32 <__read_chk@plt+0xfec39a5e> │ │ │ │ + blx 169edc2 <__read_chk@plt+0x16399ee> │ │ │ │ eoreq pc, r9, r7, asr #16 │ │ │ │ @ instruction: 0xf1099f36 │ │ │ │ strbmi r0, [sp, #-769] @ 0xfffffcff │ │ │ │ - bl 2d71b0 <__read_chk@plt+0x271ddc> │ │ │ │ + bl 2d7140 <__read_chk@plt+0x271d6c> │ │ │ │ stmibmi r4, {r2, r7, r8, r9, sl} │ │ │ │ andcs r2, r5, #0, 10 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ ldcls 0, cr6, [lr], {61} @ 0x3d │ │ │ │ - ldmda r4, {r1, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm ip, {r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r2], -pc, lsl #22 │ │ │ │ strtmi r9, [r0], -r1, lsl #6 │ │ │ │ @ instruction: 0xac1f9b28 │ │ │ │ strtmi r9, [r1], -r2, lsl #6 │ │ │ │ movwls r9, #2851 @ 0xb23 │ │ │ │ strpl lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ strls r9, [r3, #-2857] @ 0xfffff4d7 │ │ │ │ @ instruction: 0xf910f019 │ │ │ │ @ instruction: 0xf0db4620 │ │ │ │ - blls d61058 <__read_chk@plt+0xcfbc84> │ │ │ │ + blls d60fe8 <__read_chk@plt+0xcfbc14> │ │ │ │ ldmdage r1!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf902f107 │ │ │ │ + @ instruction: 0xf8aaf107 │ │ │ │ tstlt r3, r2, lsr fp │ │ │ │ @ instruction: 0xf107a832 │ │ │ │ - blls e20e34 <__read_chk@plt+0xdbba60> │ │ │ │ + blls e20c64 <__read_chk@plt+0xdbb890> │ │ │ │ ldmdage r4!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf8f8f107 │ │ │ │ + @ instruction: 0xf8a0f107 │ │ │ │ ldmdage r6!, {r0, sl, sp} │ │ │ │ - @ instruction: 0xf8f4f107 │ │ │ │ + @ instruction: 0xf89cf107 │ │ │ │ @ instruction: 0xf0744658 │ │ │ │ strbt pc, [ip], #3951 @ 0xf6f @ │ │ │ │ ldrdne pc, [r0], #134 @ 0x86 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdbvs fp, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r8, {r0, r7, r9, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs sl, {r0, r2, r3, r7, r8, pc}^ │ │ │ │ eorcs pc, r2, r0, asr r8 @ │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ - bvs 342e10 <__read_chk@plt+0x2dda3c> │ │ │ │ + bvs 342da0 <__read_chk@plt+0x2dd9cc> │ │ │ │ vhsub.u8 d4, d16, d10 │ │ │ │ @ instruction: 0xf85380e0 │ │ │ │ strtmi r4, [r1], -r2, lsr #32 │ │ │ │ stmib sp, {r0, r2, r3, r4, r6, r7, sp, lr, pc}^ │ │ │ │ ldr r1, [r5, #-33]! @ 0xffffffdf │ │ │ │ - bcs fd400 <__read_chk@plt+0x9802c> │ │ │ │ + bcs fd390 <__read_chk@plt+0x97fbc> │ │ │ │ mcrge 4, 0, pc, cr14, cr15, {3} @ │ │ │ │ - bcs fd508 <__read_chk@plt+0x98134> │ │ │ │ + bcs fd498 <__read_chk@plt+0x980c4> │ │ │ │ mcrge 4, 0, pc, cr10, cr15, {3} @ │ │ │ │ stmdacs r0, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ mcrge 4, 0, pc, cr6, cr15, {3} @ │ │ │ │ andcs r4, r5, #1409024 @ 0x158000 │ │ │ │ - @ instruction: 0xf7814479 │ │ │ │ - andcs lr, r6, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0xf7824479 │ │ │ │ + andcs lr, r6, #52, 16 @ 0x340000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0202005 │ │ │ │ ldrb pc, [r9, #3805]! @ 0xedd @ │ │ │ │ subpl pc, r0, #25165824 @ 0x1800000 │ │ │ │ msrcs CPSR_sc, r2 @ │ │ │ │ @ instruction: 0xf6bf2a00 │ │ │ │ movwls sl, #40404 @ 0x9dd4 │ │ │ │ - blcs 10974c <__read_chk@plt+0xa4378> │ │ │ │ + blcs 1096dc <__read_chk@plt+0xa4308> │ │ │ │ ldclge 4, cr15, [r4, #252] @ 0xfc │ │ │ │ - blcs fd24c <__read_chk@plt+0x97e78> │ │ │ │ + blcs fd1dc <__read_chk@plt+0x97e08> │ │ │ │ stclge 4, cr15, [sp, #508] @ 0x1fc │ │ │ │ tstcs r1, lr, lsl #22 │ │ │ │ ldmdavs fp, {r1, r3, r5, sl, fp, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8d2332a │ │ │ │ @ instruction: 0xf0db0354 │ │ │ │ andsls pc, r0, pc, ror fp @ │ │ │ │ @ instruction: 0xf107202c │ │ │ │ - movwcs pc, #2575 @ 0xa0f @ │ │ │ │ + movwcs pc, #2487 @ 0x9b7 @ │ │ │ │ eorcs r4, ip, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7814607 │ │ │ │ - ldmdami sp!, {r1, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldmdami sp!, {r1, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1204478 │ │ │ │ - ldmdbls r0, {r0, r1, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls r0, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46386038 │ │ │ │ @ instruction: 0xf0db617c │ │ │ │ msrlt CPSR_f, fp, lsr #19 │ │ │ │ tstlt r8, r8, lsr sl │ │ │ │ - bcs 100b3c <__read_chk@plt+0x9b768> │ │ │ │ + bcs 100acc <__read_chk@plt+0x9b6f8> │ │ │ │ addhi pc, r9, #64 @ 0x40 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdbls sp, {r1, r2, r3, r8, pc} │ │ │ │ - blx 1e1eca6 <__read_chk@plt+0x1db98d2> │ │ │ │ + blx 1e1ec36 <__read_chk@plt+0x1db9862> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stcls 1, cr8, [r9], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blls 8435bc <__read_chk@plt+0x7de1e8> │ │ │ │ + blls 84354c <__read_chk@plt+0x7de178> │ │ │ │ strcs r6, [r0], #-99 @ 0xffffff9d │ │ │ │ ldrls r9, [sp], #-2064 @ 0xfffff7f0 │ │ │ │ stc2 0, cr15, [ip], {219} @ 0xdb │ │ │ │ @ instruction: 0xf0db4638 │ │ │ │ - blls b61b90 <__read_chk@plt+0xafc7bc> │ │ │ │ + blls b61b20 <__read_chk@plt+0xafc74c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 34e184 <__read_chk@plt+0x2e8db0> │ │ │ │ + blls 34e114 <__read_chk@plt+0x2e8d40> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdbmi r5!, {r1, r3, r5, r7, r8, pc} │ │ │ │ andcs r4, r5, #32, 12 @ 0x2000000 │ │ │ │ - strb r4, [pc, #-1145]! @ e270b <__read_chk@plt+0x7d337> │ │ │ │ + strb r4, [pc, #-1145]! @ e269b <__read_chk@plt+0x7d2c7> │ │ │ │ andcs r4, r5, #573440 @ 0x8c000 │ │ │ │ - beq fea1efc0 <__read_chk@plt+0xfe9b9bec> │ │ │ │ + beq fea1ef50 <__read_chk@plt+0xfe9b9b7c> │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - strmi lr, [r3], -lr, lsl #31 │ │ │ │ + strmi lr, [r3], -r6, asr #31 │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ ldc2l 0, cr15, [r0, #-932]! @ 0xfffffc5c │ │ │ │ strmi r2, [r5], -r4, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ strls r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ - blx 1e9ef2a <__read_chk@plt+0x1e39b56> │ │ │ │ + blx 1e9eeba <__read_chk@plt+0x1e39ae6> │ │ │ │ movwls sl, #56092 @ 0xdb1c │ │ │ │ movwls sl, #51995 @ 0xcb1b │ │ │ │ movwls sl, #47898 @ 0xbb1a │ │ │ │ movwls sl, #43801 @ 0xab19 │ │ │ │ svclt 0x0000e436 │ │ │ │ - ldrshteq ip, [r3], -lr │ │ │ │ - ldrshteq ip, [r3], -r4 │ │ │ │ + eorseq ip, r3, lr, ror #16 │ │ │ │ + eorseq ip, r3, r4, ror #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, r7, r4, lsl r0 @ │ │ │ │ + andseq lr, r7, r8, lsr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r4, r4, r4, lsl #21 │ │ │ │ - eorseq ip, r3, r6, lsl #8 │ │ │ │ - andseq lr, r7, r8, ror #23 │ │ │ │ - mulseq r7, r4, fp │ │ │ │ - andseq ip, r8, r8, asr r3 │ │ │ │ - eoreq r4, r4, ip, lsr #16 │ │ │ │ - andseq ip, r7, lr, lsl #4 │ │ │ │ - @ instruction: 0x001bfcde │ │ │ │ - @ instruction: 0x001bfcd2 │ │ │ │ - andseq pc, fp, sl, asr #25 │ │ │ │ - eoreq r7, ip, r4, ror #10 │ │ │ │ - andseq fp, r7, r2, lsl pc │ │ │ │ - andseq fp, r7, r0, lsr lr │ │ │ │ - andseq r8, r7, r4, lsl #25 │ │ │ │ - andseq fp, r7, ip, lsl #26 │ │ │ │ - andseq lr, r7, r8, ror r5 │ │ │ │ + mlaeq r4, r8, r9, r4 │ │ │ │ + eorseq ip, r3, r6, ror r4 │ │ │ │ + @ instruction: 0x0017eafc │ │ │ │ + andseq lr, r7, r8, lsr #21 │ │ │ │ + andseq ip, r8, ip, ror #4 │ │ │ │ + eoreq r4, r4, r0, asr #14 │ │ │ │ + andseq ip, r7, r2, lsr #2 │ │ │ │ + @ instruction: 0x001bfbf2 │ │ │ │ + andseq pc, fp, r6, ror #23 │ │ │ │ + @ instruction: 0x001bfbde │ │ │ │ + eoreq r7, ip, r8, ror #8 │ │ │ │ + andseq fp, r7, r6, lsr #28 │ │ │ │ + andseq fp, r7, r4, asr #26 │ │ │ │ + mulseq r7, r8, fp │ │ │ │ + andseq fp, r7, r0, lsr #24 │ │ │ │ + andseq lr, r7, ip, lsl #9 │ │ │ │ smullcc pc, r0, sp, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ sbccc pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ stmdals r5!, {r2, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ svcne 0x00039d13 │ │ │ │ @ instruction: 0xf1c04405 │ │ │ │ stmiane r2, {r2}^ │ │ │ │ svcne 0x0004f853 │ │ │ │ adcspl r4, r9, fp, lsr #5 │ │ │ │ mvnsle r9, r6, lsr pc │ │ │ │ @ instruction: 0x4641e6d3 │ │ │ │ @ instruction: 0xf8d6460c │ │ │ │ - bge 8e2f40 <__read_chk@plt+0x87db6c> │ │ │ │ + bge 8e2ed0 <__read_chk@plt+0x87dafc> │ │ │ │ @ instruction: 0xf878f0e1 │ │ │ │ strmi r9, [r7], -r0, lsr #22 │ │ │ │ @ instruction: 0xf8dfb1a3 │ │ │ │ ldmvs r8, {r2, r5, r6, sl, ip} │ │ │ │ @ instruction: 0xf0b34479 │ │ │ │ strhtls pc, [fp], -r5 @ │ │ │ │ @ instruction: 0xf8dfb160 │ │ │ │ ldrbtmi r1, [r9], #-1112 @ 0xfffffba8 │ │ │ │ - blx e9f060 <__read_chk@plt+0xe39c8c> │ │ │ │ + blx e9eff0 <__read_chk@plt+0xe39c1c> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls bc333c <__read_chk@plt+0xb5df68> │ │ │ │ + blls bc32cc <__read_chk@plt+0xb5def8> │ │ │ │ stmdage fp!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xffdaf106 │ │ │ │ + @ instruction: 0xff82f106 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - bls b4325c <__read_chk@plt+0xadde88> │ │ │ │ + bls b431ec <__read_chk@plt+0xadde18> │ │ │ │ stmiaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ strtmi r9, [r3], -r4, lsl #4 │ │ │ │ ldrtmi r9, [r9], -r2, lsr #20 │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ andls pc, ip, sp, asr #17 │ │ │ │ andcs r9, r0, #1342177280 @ 0x50000000 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd9200 │ │ │ │ - bls 902d10 <__read_chk@plt+0x89d93c> │ │ │ │ + bls 902ca0 <__read_chk@plt+0x89d8cc> │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ @ instruction: 0xff06f0cf │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, ip, pc} │ │ │ │ mrcge 4, 2, APSR_nzcv, cr14, cr15, {3} │ │ │ │ strb r2, [r5], r0, lsl #8 │ │ │ │ - blcs 10996c <__read_chk@plt+0xa4598> │ │ │ │ + blcs 1098fc <__read_chk@plt+0xa4528> │ │ │ │ ldclge 4, cr15, [r5], #-508 @ 0xfffffe04 │ │ │ │ vst2.8 {d26,d28}, [pc :128], ip │ │ │ │ @ instruction: 0xf0c37000 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stclge 4, cr15, [sp], #-252 @ 0xffffff04 │ │ │ │ ldrdcs pc, [r0], #134 @ 0x86 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmvs r3, {r4, r5, r7, r8, pc} │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ ldmdavs r3, {r0, r3, r5, r7, r8, pc} │ │ │ │ subsvs r2, r0, r0 │ │ │ │ ldmdbvs r1, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ stmdbcs r0, {r0, r3, r5, ip, pc} │ │ │ │ - blcs 112960 <__read_chk@plt+0xad58c> │ │ │ │ + blcs 1128f0 <__read_chk@plt+0xad51c> │ │ │ │ sbcshi pc, r0, r0, lsl #6 │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ tstpvc r0, pc, asr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0cc4630 │ │ │ │ - bls b61108 <__read_chk@plt+0xafbd34> │ │ │ │ + bls b61098 <__read_chk@plt+0xafbcc4> │ │ │ │ @ instruction: 0xf382fab2 │ │ │ │ cmnlt r8, fp, asr r9 │ │ │ │ svclt 0x00084290 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d68174 │ │ │ │ smlawtlt sl, r0, r0, r2 │ │ │ │ ldmvs r1, {r0, r1, r4, r6, fp, sp, lr} │ │ │ │ addmi r3, fp, #67108864 @ 0x4000000 │ │ │ │ addshi pc, lr, r0, asr #5 │ │ │ │ - beq fea1f174 <__read_chk@plt+0xfe9b9da0> │ │ │ │ + beq fea1f104 <__read_chk@plt+0xfe9b9d30> │ │ │ │ ldrbmi r9, [r1], -r9, lsr #32 │ │ │ │ andvc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf9c2f7fe │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdals r9!, {r1, r5, r6, r8, pc} │ │ │ │ mrrc2 0, 12, pc, r6, cr5 @ │ │ │ │ @ instruction: 0xf7ff9029 │ │ │ │ @ instruction: 0xf0d7baf7 │ │ │ │ ldmdbvs fp!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r8, {r5, sp, lr} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdals r0, {r1, r3, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ - blx 21f0e2 <__read_chk@plt+0x1b9d0e> │ │ │ │ + blx 21f072 <__read_chk@plt+0x1b9c9e> │ │ │ │ @ instruction: 0xf0db4638 │ │ │ │ - blls b61980 <__read_chk@plt+0xafc5ac> │ │ │ │ + blls b61910 <__read_chk@plt+0xafc53c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 34df74 <__read_chk@plt+0x2e8ba0> │ │ │ │ + blls 34df04 <__read_chk@plt+0x2e8b30> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrbt sl, [r6], #-3176 @ 0xfffff398 │ │ │ │ strmi r4, [r4], -r1, lsl #12 │ │ │ │ - bcs 15cb00 <__read_chk@plt+0xf772c> │ │ │ │ - bls 617210 <__read_chk@plt+0x5b1e3c> │ │ │ │ + bcs 15ca90 <__read_chk@plt+0xf76bc> │ │ │ │ + bls 6171a0 <__read_chk@plt+0x5b1dcc> │ │ │ │ rsbsle r2, r5, r0, lsl #20 │ │ │ │ @ instruction: 0xb11b6bdb │ │ │ │ - blcs 104e10 <__read_chk@plt+0x9fa3c> │ │ │ │ + blcs 104da0 <__read_chk@plt+0x9f9cc> │ │ │ │ adchi pc, r1, r0 │ │ │ │ andcs r4, r5, #3260416 @ 0x31c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 7, cr15, cr12, cr1, {4} │ │ │ │ + cdp 7, 11, cr15, cr4, cr1, {4} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [lr, #-128] @ 0xffffff80 │ │ │ │ movwcc r9, #6932 @ 0x1b14 │ │ │ │ strb r9, [r0, #-788] @ 0xfffffcec │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ - blls 65c29c <__read_chk@plt+0x5f6ec8> │ │ │ │ + blls 65c22c <__read_chk@plt+0x5f6e58> │ │ │ │ ldr r4, [r0, #-1610]! @ 0xfffff9b6 │ │ │ │ andcs r4, r5, #3096576 @ 0x2f4000 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - andcs lr, r3, #104, 28 @ 0x680 │ │ │ │ + andcs lr, r3, #160, 28 @ 0xa00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0202004 │ │ │ │ str pc, [lr, #-3401]! @ 0xfffff2b7 │ │ │ │ eorcs pc, r4, r1, asr r8 @ │ │ │ │ strmi r2, [fp], -r0, lsl #2 │ │ │ │ @ instruction: 0xf852e51f │ │ │ │ - blls 66ae8c <__read_chk@plt+0x605ab8> │ │ │ │ + blls 66ae1c <__read_chk@plt+0x605a48> │ │ │ │ @ instruction: 0x460be51b │ │ │ │ ldr r4, [r8, #-1546] @ 0xfffff9f6 │ │ │ │ @ instruction: 0x464a4bb2 │ │ │ │ ldr r4, [r4, #-1147] @ 0xfffffb85 │ │ │ │ andcs r4, r5, #2899968 @ 0x2c4000 │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ @ instruction: 0xf781a040 │ │ │ │ - @ instruction: 0xf8d6ee48 │ │ │ │ + @ instruction: 0xf8d6ee80 │ │ │ │ strmi r3, [r4], -r0, asr #1 │ │ │ │ suble r2, pc, r0, lsl #22 │ │ │ │ - bcs fce94 <__read_chk@plt+0x97ac0> │ │ │ │ + bcs fce24 <__read_chk@plt+0x97a50> │ │ │ │ ldmdavs fp, {r2, r3, r6, ip, lr, pc}^ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ stc2 0, cr15, [r2], #-932 @ 0xfffffc5c │ │ │ │ andls r2, r0, r4, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ @ instruction: 0xf0df4610 │ │ │ │ ldr pc, [fp, -r9, lsr #20]! │ │ │ │ andcs r4, r5, #2670592 @ 0x28c000 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - andcs lr, r4, #736 @ 0x2e0 │ │ │ │ + andcs lr, r4, #1632 @ 0x660 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0202005 │ │ │ │ @ instruction: 0xf7fffd0f │ │ │ │ - blls 9919f8 <__read_chk@plt+0x92c624> │ │ │ │ + blls 991988 <__read_chk@plt+0x92c5b4> │ │ │ │ @ instruction: 0xf7ff9321 │ │ │ │ - blls 99170c <__read_chk@plt+0x92c338> │ │ │ │ + blls 99169c <__read_chk@plt+0x92c2c8> │ │ │ │ @ instruction: 0x93212500 │ │ │ │ - bllt 15e0e70 <__read_chk@plt+0x157ba9c> │ │ │ │ - str r6, [pc, #2200] @ e3710 <__read_chk@plt+0x7e33c> │ │ │ │ + bllt 15e0e00 <__read_chk@plt+0x157ba2c> │ │ │ │ + str r6, [pc, #2200] @ e36a0 <__read_chk@plt+0x7e2cc> │ │ │ │ subsvs r6, r3, r1, lsl r8 │ │ │ │ eorcc pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xf73f2b00 │ │ │ │ smmlar r9, r8, pc, sl @ │ │ │ │ andcs r4, r5, #148, 18 @ 0x250000 │ │ │ │ ldrbtmi r9, [r9], #-2068 @ 0xfffff7ec │ │ │ │ - cdp 7, 0, cr15, cr12, cr1, {4} │ │ │ │ + cdp 7, 4, cr15, cr4, cr1, {4} │ │ │ │ strmi r2, [r3], -r7, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2l 0, cr15, [lr], #128 @ 0x80 │ │ │ │ ldrb r9, [fp, -r0, lsr #22]! │ │ │ │ addsmi r6, r3, #73728 @ 0x12000 │ │ │ │ svcge 0x002cf73f │ │ │ │ eorcs pc, r3, r1, asr r8 @ │ │ │ │ - blls 85cb58 <__read_chk@plt+0x7f7784> │ │ │ │ + blls 85cae8 <__read_chk@plt+0x7f7714> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmibvs fp, {r4, r6, r7, r8, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ movwcs sl, #7116 @ 0x1bcc │ │ │ │ str r9, [sp], -r9, lsl #6 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmibmi r4, {r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ stmdals r9, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - andcs lr, r4, #14976 @ 0x3a80 │ │ │ │ + andcs lr, r4, #544 @ 0x220 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0204610 │ │ │ │ @ instruction: 0xf7fffccb │ │ │ │ - bls ad1e0c <__read_chk@plt+0xa6ca38> │ │ │ │ + bls ad1d9c <__read_chk@plt+0xa6c9c8> │ │ │ │ stmdbls r9!, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ce930e │ │ │ │ ldmdavs sl!, {r0, r1, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x2144f892 │ │ │ │ ldrle r0, [r6, #-1811] @ 0xfffff8ed │ │ │ │ ldrdcs pc, [r0], #134 @ 0x86 │ │ │ │ cmplt r2, r1, lsl r6 │ │ │ │ teqlt r1, r1, lsl r9 │ │ │ │ - blls 47d75c <__read_chk@plt+0x418388> │ │ │ │ + blls 47d6ec <__read_chk@plt+0x418318> │ │ │ │ svclt 0x00cc4294 │ │ │ │ @ instruction: 0xf8514619 │ │ │ │ - bls 966fb0 <__read_chk@plt+0x901bdc> │ │ │ │ + bls 966f40 <__read_chk@plt+0x901b6c> │ │ │ │ andls r4, r1, #45088768 @ 0x2b00000 │ │ │ │ andls r9, r0, #159744 @ 0x27000 │ │ │ │ @ instruction: 0xf8d62200 │ │ │ │ @ instruction: 0xf0ce00bc │ │ │ │ @ instruction: 0xf8d6fa15 │ │ │ │ - bls 8ef238 <__read_chk@plt+0x889e64> │ │ │ │ + bls 8ef1c8 <__read_chk@plt+0x889df4> │ │ │ │ ldrsbteq pc, [ip], r6 @ │ │ │ │ teqlt fp, r1 @ │ │ │ │ teqlt r2, sl, lsl r9 │ │ │ │ addsmi r6, ip, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf852bfd8 │ │ │ │ stcle 0, cr2, [r0, #-144] @ 0xffffff70 │ │ │ │ - blls 96b754 <__read_chk@plt+0x906380> │ │ │ │ - blls ac7b60 <__read_chk@plt+0xa6278c> │ │ │ │ + blls 96b6e4 <__read_chk@plt+0x906310> │ │ │ │ + blls ac7af0 <__read_chk@plt+0xa6271c> │ │ │ │ movwcs r9, #769 @ 0x301 │ │ │ │ movwcc lr, #14797 @ 0x39cd │ │ │ │ - blmi 1907b64 <__read_chk@plt+0x18a2790> │ │ │ │ + blmi 1907af4 <__read_chk@plt+0x18a2720> │ │ │ │ @ instruction: 0xf0ce447b │ │ │ │ @ instruction: 0xe729fbb9 │ │ │ │ @ instruction: 0x461c4619 │ │ │ │ ldmdbmi sp, {r0, r1, r3, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - @ instruction: 0xf8d6ed98 │ │ │ │ + @ instruction: 0xf8d6edd0 │ │ │ │ strmi r3, [r4], -r0, asr #1 │ │ │ │ eorsle r2, r9, r0, lsl #22 │ │ │ │ - bcs fcff4 <__read_chk@plt+0x97c20> │ │ │ │ + bcs fcf84 <__read_chk@plt+0x97bb0> │ │ │ │ ldmdavs fp, {r1, r2, r4, r5, ip, lr, pc}^ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ - blx 1d9f33e <__read_chk@plt+0x1d39f6a> │ │ │ │ + blx 1d9f2ce <__read_chk@plt+0x1d39efa> │ │ │ │ andls r2, r0, r4, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ @ instruction: 0xf10d4610 │ │ │ │ @ instruction: 0xf0df08a0 │ │ │ │ @ instruction: 0xe689f977 │ │ │ │ - @ instruction: 0xf9acf117 │ │ │ │ + @ instruction: 0xf954f117 │ │ │ │ ldrdcs pc, [r0], #134 @ 0x86 │ │ │ │ @ instruction: 0xf8c0901f │ │ │ │ andhi fp, r4, r4, lsr r0 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ @ instruction: 0x4620acb6 │ │ │ │ movwcs lr, #5125 @ 0x1405 │ │ │ │ strmi r4, [r1], r7, lsl #12 │ │ │ │ @ instruction: 0xf7ff932a │ │ │ │ - blls 491ec4 <__read_chk@plt+0x42caf0> │ │ │ │ + blls 491e54 <__read_chk@plt+0x42ca80> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ orrsne pc, ip, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf802f065 │ │ │ │ stmiavs r3, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls bce900 <__read_chk@plt+0xb6952c> │ │ │ │ + blls bce890 <__read_chk@plt+0xb694bc> │ │ │ │ @ instruction: 0xe6439334 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdals fp!, {r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - svc 0x005af781 │ │ │ │ + svc 0x0092f781 │ │ │ │ strmi r2, [r1], r0, lsl #4 │ │ │ │ @ instruction: 0xf7ff4617 │ │ │ │ @ instruction: 0x4618bb9b │ │ │ │ mlals r9, r2, r6, lr │ │ │ │ ldrbtmi r4, [r8], #-2100 @ 0xfffff7cc │ │ │ │ stc2l 0, cr15, [r6, #-624] @ 0xfffffd90 │ │ │ │ - blt 221020 <__read_chk@plt+0x1bbc4c> │ │ │ │ + blt 220fb0 <__read_chk@plt+0x1bbbdc> │ │ │ │ @ instruction: 0xf1062008 │ │ │ │ - eorls pc, r8, pc, ror pc @ │ │ │ │ + eorls pc, r8, r7, lsr #30 │ │ │ │ subvs r6, r7, r7 │ │ │ │ stmdami pc!, {r3, r5, r8, r9, sl, fp, ip, pc} @ │ │ │ │ @ instruction: 0xf1204478 │ │ │ │ - eorsvs pc, r8, r5, asr #18 │ │ │ │ - str r9, [pc], #3880 @ e3040 <__read_chk@plt+0x7dc6c> │ │ │ │ + eorsvs pc, r8, sp, ror #17 │ │ │ │ + str r9, [pc], #3880 @ e2fd0 <__read_chk@plt+0x7dbfc> │ │ │ │ @ instruction: 0x93292300 │ │ │ │ eorls lr, r9, #98566144 @ 0x5e00000 │ │ │ │ @ instruction: 0xf0e7e65c │ │ │ │ - bvs f2258c <__read_chk@plt+0xebd1b8> │ │ │ │ + bvs f2251c <__read_chk@plt+0xebd148> │ │ │ │ ldc2l 0, cr15, [r4, #-924]! @ 0xfffffc64 │ │ │ │ movwcs sl, #3115 @ 0xc2b │ │ │ │ ldrmi r9, [sl], -r0, lsl #6 │ │ │ │ - bvs ef48e4 <__read_chk@plt+0xe8f510> │ │ │ │ + bvs ef4874 <__read_chk@plt+0xe8f4a0> │ │ │ │ @ instruction: 0xf8f2f013 │ │ │ │ stmdbls fp!, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - cdp2 1, 0, cr15, cr0, cr8, {1} │ │ │ │ - blcs 109d28 <__read_chk@plt+0xa4954> │ │ │ │ + stc2 1, cr15, [r8, #160]! @ 0xa0 │ │ │ │ + blcs 109cb8 <__read_chk@plt+0xa48e4> │ │ │ │ ldclge 4, cr15, [ip, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xf1064620 │ │ │ │ - ldrb pc, [r7, #-3545] @ 0xfffff227 @ │ │ │ │ + ldrb pc, [r7, #-3457] @ 0xfffff27f @ │ │ │ │ @ instruction: 0xf1062078 │ │ │ │ - strtmi pc, [r1], -sp, asr #30 │ │ │ │ + @ instruction: 0x4621fef5 │ │ │ │ eorls r2, r9, r8, ror r2 │ │ │ │ - ldmib r0, {r0, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 320e2c <__read_chk@plt+0x2bba58> │ │ │ │ stmdavc r3!, {r0, r3, r5, sl, fp, ip, pc} │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ ldrb r7, [r8, #-35] @ 0xffffffdd │ │ │ │ - stc 7, cr15, [sl], {129} @ 0x81 │ │ │ │ + stcl 7, cr15, [r2], {129} @ 0x81 │ │ │ │ strmi r4, [r9], ip, lsr #12 │ │ │ │ andsgt lr, r9, #3620864 @ 0x374000 │ │ │ │ - ldrbcc pc, [pc, #79]! @ e3103 <__read_chk@plt+0x7dd2f> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ e3093 <__read_chk@plt+0x7dcbf> @ │ │ │ │ ldmib sp, {r1, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff071b │ │ │ │ svclt 0x0000b907 │ │ │ │ - andseq r1, r7, r4, lsl #5 │ │ │ │ - andseq r1, r7, lr, ror r2 │ │ │ │ - @ instruction: 0x0017e3d6 │ │ │ │ - @ instruction: 0x0017e3d4 │ │ │ │ - andseq pc, fp, ip, asr #13 │ │ │ │ - @ instruction: 0x0017e2f0 │ │ │ │ - andseq fp, r7, r4, lsr #19 │ │ │ │ - @ instruction: 0x0017e2be │ │ │ │ - andseq fp, r7, r0, ror #19 │ │ │ │ - andseq pc, fp, r0, ror r5 @ │ │ │ │ - andseq lr, r7, ip, lsl #3 │ │ │ │ - andseq sp, r8, lr, asr r9 │ │ │ │ - eoreq sl, sl, r0, lsl #2 │ │ │ │ + mulseq r7, r8, r1 │ │ │ │ + mulseq r7, r2, r1 │ │ │ │ + andseq lr, r7, sl, ror #5 │ │ │ │ + andseq lr, r7, r8, ror #5 │ │ │ │ + andseq pc, fp, r0, ror #11 │ │ │ │ + andseq lr, r7, r4, lsl #4 │ │ │ │ + @ instruction: 0x0017b8b8 │ │ │ │ + @ instruction: 0x0017e1d2 │ │ │ │ + @ instruction: 0x0017b8f4 │ │ │ │ + andseq pc, fp, r4, lsl #9 │ │ │ │ + andseq lr, r7, r0, lsr #1 │ │ │ │ + andseq sp, r8, r2, ror r8 │ │ │ │ + eoreq sl, sl, r4, lsl r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ umulllt r4, r7, r1, r6 │ │ │ │ @@ -128858,133 +128830,133 @@ │ │ │ │ @ instruction: 0xf8444629 │ │ │ │ @ instruction: 0xf0d06c1c │ │ │ │ stmdacs r0, {r0, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, lr, r0 │ │ │ │ ldrne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ andcs r4, r5, sl, lsr #12 │ │ │ │ @ instruction: 0xf0ff4479 │ │ │ │ - qadd16mi pc, r8, r7 @ │ │ │ │ - cdp 7, 10, cr15, cr10, cr1, {4} │ │ │ │ + @ instruction: 0x4628febf │ │ │ │ + cdp 7, 14, cr15, cr2, cr1, {4} │ │ │ │ stmdane r3!, {r0, fp, ip, sp} │ │ │ │ stccc 8, cr15, [r8], {19} │ │ │ │ rsbsle r2, r4, ip, ror fp │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf0002b7b │ │ │ │ - blmi fffc33a8 <__read_chk@plt+0xfff5dfd4> │ │ │ │ + blmi fffc3338 <__read_chk@plt+0xfff5df64> │ │ │ │ andlt pc, r3, sl, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ cmnpeq ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ strtmi fp, [r9], -r8, lsl #3 │ │ │ │ ldc2l 0, cr15, [r6, #-948] @ 0xfffffc4c │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf814808d │ │ │ │ - blcs 1fb21cc <__read_chk@plt+0x1f4cdf8> │ │ │ │ + blcs 1fb215c <__read_chk@plt+0x1f4cd88> │ │ │ │ @ instruction: 0xf814bf08 │ │ │ │ tstle r4, r7, lsl #24 │ │ │ │ svclt 0x00182b7d │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strhcs r8, [r0, -r2] │ │ │ │ @ instruction: 0xf0fa4628 │ │ │ │ msrlt CPSR_f, #1328 @ 0x530 │ │ │ │ ldcvs 8, cr15, [ip], {84} @ 0x54 │ │ │ │ strcs r4, [r0, #-1595] @ 0xfffff9c5 │ │ │ │ strls r4, [r0, #-1610] @ 0xfffff9b6 │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ - blx ffb1f51c <__read_chk@plt+0xffaba148> │ │ │ │ + blx ffb1f4ac <__read_chk@plt+0xffaba0d8> │ │ │ │ ldccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ tstlt fp, r5, lsl #12 │ │ │ │ andseq pc, ip, r4, lsr #3 │ │ │ │ - stc2 1, cr15, [r6, #-24]! @ 0xffffffe8 │ │ │ │ + stc2l 1, cr15, [lr], {6} │ │ │ │ @ instruction: 0xf50d4ae0 │ │ │ │ - blmi ff7b77f8 <__read_chk@plt+0xff752424> │ │ │ │ + blmi ff7b7788 <__read_chk@plt+0xff7523b4> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x81a8f040 │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ andlt r5, r7, r1, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ @ instruction: 0xf81480a7 │ │ │ │ - blcs 1fb2240 <__read_chk@plt+0x1f4ce6c> │ │ │ │ + blcs 1fb21d0 <__read_chk@plt+0x1f4cdfc> │ │ │ │ addshi pc, sl, r0 │ │ │ │ strtmi r2, [r8], -r0, lsr #2 │ │ │ │ cdp2 0, 8, cr15, cr10, cr7, {6} │ │ │ │ @ instruction: 0xf8444606 │ │ │ │ stmdacs r0, {r2, r3, r4, sl, fp} │ │ │ │ stmibmi pc, {r1, r3, r6, r7, r8, ip, lr, pc}^ @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r6], #-516 @ 0xfffffdfc │ │ │ │ + stcl 7, cr15, [lr], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xf7814606 │ │ │ │ - stmdavs r0, {r1, r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx ff41f638 <__read_chk@plt+0xff3ba264> │ │ │ │ + stmdavs r0, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx ff41f5c8 <__read_chk@plt+0xff3ba1f4> │ │ │ │ stmib sp, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ andcs r0, r4, #0, 10 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf846f0df │ │ │ │ - blmi ff1dd130 <__read_chk@plt+0xff177d5c> │ │ │ │ + blmi ff1dd0c0 <__read_chk@plt+0xff177cec> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ svccs 0x0000311a │ │ │ │ ldmibeq fp, {r6, r8, ip, lr, pc}^ │ │ │ │ teqphi r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ strtmi r1, [r8], -r3, lsr #16 │ │ │ │ strcs r2, [r1], -r0, lsl #4 │ │ │ │ stccs 8, cr15, [r8], {3} │ │ │ │ ldc2 0, cr15, [r2], #-924 @ 0xfffffc64 │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf47f2b7b │ │ │ │ @ instruction: 0xf814af76 │ │ │ │ - blcs 20322b4 <__read_chk@plt+0x1fccee0> │ │ │ │ - blcs 112efc <__read_chk@plt+0xadb28> │ │ │ │ - bmi fedd7784 <__read_chk@plt+0xfed723b0> │ │ │ │ + blcs 2032244 <__read_chk@plt+0x1fcce70> │ │ │ │ + blcs 112e8c <__read_chk@plt+0xadab8> │ │ │ │ + bmi fedd7714 <__read_chk@plt+0xfed72340> │ │ │ │ andlt pc, r2, sl, asr r8 @ │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpeq ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldrb sl, [r9, -lr, ror #30]! │ │ │ │ andcs r4, r5, #2834432 @ 0x2b4000 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - bls 21e294 <__read_chk@plt+0x1b8ec0> │ │ │ │ + bls 21e304 <__read_chk@plt+0x1b8f30> │ │ │ │ strmi r9, [r3], -r1, lsl #4 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ @ instruction: 0xf5042005 │ │ │ │ @ instruction: 0xf8d45440 │ │ │ │ @ instruction: 0xf50445d4 │ │ │ │ @ instruction: 0xf8d45480 │ │ │ │ strls r4, [r0], #-892 @ 0xfffffc84 │ │ │ │ @ instruction: 0xfffcf0de │ │ │ │ ldrb r2, [fp, -r0, lsl #10]! │ │ │ │ - ldrle r0, [pc, #1627]! @ e3953 <__read_chk@plt+0x7e57f> │ │ │ │ + ldrle r0, [pc, #1627]! @ e38e3 <__read_chk@plt+0x7e50f> │ │ │ │ andcs r4, r5, #160, 18 @ 0x280000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - bl ff621108 <__read_chk@plt+0xff5bbd34> │ │ │ │ + stc 7, cr15, [ip], {129} @ 0x81 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx fee9f390 <__read_chk@plt+0xfee39fbc> │ │ │ │ + blx fee9f320 <__read_chk@plt+0xfee39f4c> │ │ │ │ cmncs sp, lr, ror #15 │ │ │ │ movwls r1, #24480 @ 0x5fa0 │ │ │ │ - svc 0x00ecf781 │ │ │ │ + stmda r4!, {r1, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrhcs sp, [sp, #-13]! │ │ │ │ - @ instruction: 0xf7811fa0 │ │ │ │ - stmdacs r0, {r1, r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7821fa0 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, fp, sp, lr, pc} │ │ │ │ svcge 0x0047f43f │ │ │ │ ldrsbcs fp, [sp, #-150]! @ 0xffffff6a │ │ │ │ - @ instruction: 0xf7811fa0 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7821fa0 │ │ │ │ + stmdacs r0, {r1, r2, r4, fp, sp, lr, pc} │ │ │ │ svcge 0x0072f43f │ │ │ │ strtmi r4, [r8], -pc, lsl #19 │ │ │ │ @ instruction: 0xf0d04479 │ │ │ │ strmi pc, [r6], -r5, ror #23 │ │ │ │ ldceq 8, cr15, [ip], {68} @ 0x44 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xe765af3b │ │ │ │ @@ -128998,38 +128970,38 @@ │ │ │ │ addhi pc, r6, r0, asr #32 │ │ │ │ andcs r4, r6, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xf0df2001 │ │ │ │ @ instruction: 0xf844fc21 │ │ │ │ stmdacs r0, {r3, r4, sl, fp} │ │ │ │ addshi pc, pc, r0 │ │ │ │ @ instruction: 0xf7814630 │ │ │ │ - blmi 201d9d4 <__read_chk@plt+0x1fb8600> │ │ │ │ + blmi 201da44 <__read_chk@plt+0x1fb8670> │ │ │ │ ldrtmi r4, [r2], -r3, lsl #13 │ │ │ │ ldrtmi r4, [r1], -r8, lsr #12 │ │ │ │ @ instruction: 0xf85a2505 │ │ │ │ movwls r3, #8195 @ 0x2003 │ │ │ │ @ instruction: 0xf85a4b78 │ │ │ │ movwls r3, #20483 @ 0x5003 │ │ │ │ tstcs r6, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf0fb9500 │ │ │ │ pkhbtmi pc, r2, r9, lsl #25 @ │ │ │ │ ldceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ rsbsle r2, r1, r0, lsl #16 │ │ │ │ ldcne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ andseq pc, r0, r4, lsr #3 │ │ │ │ - blx fe79f59c <__read_chk@plt+0xfe73a1c8> │ │ │ │ + blx fe79f52c <__read_chk@plt+0xfe73a158> │ │ │ │ movwls r2, #800 @ 0x320 │ │ │ │ @ instruction: 0x462b4632 │ │ │ │ andeq pc, ip, r4, lsr #3 │ │ │ │ ldcne 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf994f074 │ │ │ │ - blx ff49f5b6 <__read_chk@plt+0xff43a1e2> │ │ │ │ + blx ff49f546 <__read_chk@plt+0xff43a172> │ │ │ │ andne lr, r4, r4, asr r9 │ │ │ │ ldc2 0, cr15, [r0], #464 @ 0x1d0 │ │ │ │ - bls 234df8 <__read_chk@plt+0x1cfa24> │ │ │ │ + bls 234d88 <__read_chk@plt+0x1cf9b4> │ │ │ │ @ instruction: 0xf1a44631 │ │ │ │ @ instruction: 0xf1ba0014 │ │ │ │ cmnle r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf852f0fc │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8548087 │ │ │ │ vfma.f32 d16, d8, d8 │ │ │ │ @@ -129042,15 +129014,15 @@ │ │ │ │ @ instruction: 0xe003ffb5 │ │ │ │ @ instruction: 0xf0004556 │ │ │ │ @ instruction: 0x36018090 │ │ │ │ ldcne 8, cr15, [r8], {84} @ 0x54 │ │ │ │ stmdbvs fp, {r3, r5, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldclne 1, cr13, [r0], #-976 @ 0xfffffc30 │ │ │ │ - ldc2l 1, cr15, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldc2 1, cr15, [sl, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xf8442200 │ │ │ │ @ instruction: 0x46110c1c │ │ │ │ ldmdb r4, {r1, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0dfa007 │ │ │ │ ldrbmi pc, [r6], #-3997 @ 0xfffff063 @ │ │ │ │ ldrmi lr, [r2, #5]! │ │ │ │ @ instruction: 0xf814d00a │ │ │ │ @@ -129061,129 +129033,129 @@ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf1a42300 │ │ │ │ @ instruction: 0xf88a0018 │ │ │ │ @ instruction: 0xf0df3000 │ │ │ │ strt pc, [r1], r3, lsr #21 │ │ │ │ andcs r4, r5, #1064960 @ 0x104000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 4a1294 <__read_chk@plt+0x43bec0> │ │ │ │ + bl 12a1224 <__read_chk@plt+0x123be50> │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf0de9500 │ │ │ │ @ instruction: 0xf854fefd │ │ │ │ @ instruction: 0xe6936c1c │ │ │ │ andseq pc, r8, r4, lsr #3 │ │ │ │ - blx fe49f828 <__read_chk@plt+0xfe43a454> │ │ │ │ + blx fe49f7b8 <__read_chk@plt+0xfe43a3e4> │ │ │ │ @ instruction: 0x462a4938 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - b fffa12bc <__read_chk@plt+0xfff3bee8> │ │ │ │ + bl da124c <__read_chk@plt+0xd3be78> │ │ │ │ strmi r9, [r3], -r4, lsl #20 │ │ │ │ strtmi r9, [r8], -r0, lsl #4 │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ mcr2 0, 7, pc, cr8, cr14, {6} @ │ │ │ │ - blmi d9cec4 <__read_chk@plt+0xd37af0> │ │ │ │ + blmi d9ce54 <__read_chk@plt+0xd37a80> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf9d2f020 │ │ │ │ stmdbmi pc!, {r1, r2, r4, r5, r6, r9, sl, sp, lr, pc} @ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ smlsdx sp, r9, r4, r4 │ │ │ │ @ instruction: 0xffdef0fb │ │ │ │ ldceq 8, cr15, [r8, #-336] @ 0xfffffeb0 │ │ │ │ - blx 99f6c0 <__read_chk@plt+0x93a2ec> │ │ │ │ + blx 99f650 <__read_chk@plt+0x93a27c> │ │ │ │ @ instruction: 0xf0df4620 │ │ │ │ stmdbmi r9!, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r0], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - andcs lr, r4, #876544 @ 0xd6000 │ │ │ │ + andcs lr, r4, #14336 @ 0x3800 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ @ instruction: 0xf0dea000 │ │ │ │ strbt pc, [sp], r3, asr #29 @ │ │ │ │ @ instruction: 0xf7814630 │ │ │ │ - stmdbmi r1!, {r2, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdbmi r1!, {r2, r8, fp, sp, lr, pc} │ │ │ │ strmi r4, [r5], -sl, lsr #12 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ streq lr, [fp, #-2981] @ 0xfffff45b │ │ │ │ - b ff121330 <__read_chk@plt+0xff0bbf5c> │ │ │ │ + b fff212c0 <__read_chk@plt+0xffebbeec> │ │ │ │ strmi r2, [r3], -r4, lsl #26 │ │ │ │ - bmi 81a95c <__read_chk@plt+0x7b5588> │ │ │ │ + bmi 81a8ec <__read_chk@plt+0x7b5518> │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ - bls 1eb948 <__read_chk@plt+0x186574> │ │ │ │ + bls 1eb8d8 <__read_chk@plt+0x186504> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0de4610 │ │ │ │ smmls lr, r1, lr, pc @ │ │ │ │ ldrbtmi r4, [sl], #-2583 @ 0xfffff5e9 │ │ │ │ vaba.s8 q15, q12, │ │ │ │ vaddl.s8 q11, d16, d17 │ │ │ │ ldrb r0, [r3, -r1]! │ │ │ │ - b d21360 <__read_chk@plt+0xcbbf8c> │ │ │ │ - eorseq fp, r3, sl, ror #14 │ │ │ │ + b 1b212f0 <__read_chk@plt+0x1abbf1c> │ │ │ │ + ldrsbteq fp, [r3], -sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r3, r2, asr #14 │ │ │ │ - andseq lr, r7, ip, ror r0 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq fp, r3, lr, lsl #13 │ │ │ │ - ldrsheq lr, [r7], -r2 │ │ │ │ + ldrhteq fp, [r3], -r2 │ │ │ │ mulseq r7, r0, pc @ │ │ │ │ - andseq sp, r7, lr, ror #29 │ │ │ │ - @ instruction: 0x0017dfdc │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + ldrshteq fp, [r3], -lr │ │ │ │ + andseq lr, r7, r6 │ │ │ │ + andseq sp, r7, r4, lsr #29 │ │ │ │ + andseq sp, r7, r2, lsl #28 │ │ │ │ + @ instruction: 0x0017def0 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq sp, r7, lr, ror #28 │ │ │ │ - @ instruction: 0x0017ddf6 │ │ │ │ - @ instruction: 0x0017ddf2 │ │ │ │ - andseq sp, r7, r0, asr #26 │ │ │ │ - andseq sp, r7, r8, ror sp │ │ │ │ - andseq sp, r7, r8, ror #26 │ │ │ │ - mulseq r7, r8, ip │ │ │ │ - strdeq r8, [ip], -r6 @ │ │ │ │ + andseq sp, r7, r2, lsl #27 │ │ │ │ + andseq sp, r7, sl, lsl #26 │ │ │ │ + andseq sp, r7, r6, lsl #26 │ │ │ │ + andseq sp, r7, r4, asr ip │ │ │ │ + andseq sp, r7, ip, lsl #25 │ │ │ │ + andseq sp, r7, ip, ror ip │ │ │ │ + andseq sp, r7, ip, lsr #23 │ │ │ │ + strdeq r8, [ip], -sl @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0048f8cc │ │ │ │ - bcs 1c2193c <__read_chk@plt+0x1bbc568> │ │ │ │ + bcs 1c218cc <__read_chk@plt+0x1bbc4f8> │ │ │ │ @ instruction: 0xf8dfb0a5 │ │ │ │ strcs r3, [r0], -ip, ror #20 │ │ │ │ ldcge 4, cr4, [ip, #-488] @ 0xfffffe18 │ │ │ │ ldrvs lr, [r1], -sp, asr #19 │ │ │ │ stmib sp, {r3, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0x46046615 │ │ │ │ - bne 1721958 <__read_chk@plt+0x16bc584> │ │ │ │ + bne 17218e8 <__read_chk@plt+0x16bc514> │ │ │ │ ldmpl r3, {r2, sp}^ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmdavs fp, {r2, r4, r6, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf04f9323 │ │ │ │ @ instruction: 0xf0ff0300 │ │ │ │ - ldrls pc, [ip], -pc, asr #25 │ │ │ │ + @ instruction: 0x961cfc77 │ │ │ │ stmib r5, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ stmib r5, {r0, r9, sl, sp, lr}^ │ │ │ │ stmib r5, {r0, r1, r9, sl, sp, lr}^ │ │ │ │ @ instruction: 0xf1166605 │ │ │ │ - @ instruction: 0xf8dffe5d │ │ │ │ + @ instruction: 0xf8dffe05 │ │ │ │ andls r3, pc, r4, lsr sl @ │ │ │ │ ldrdne pc, [r0], #132 @ 0x84 │ │ │ │ andge pc, r3, r9, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, ip, r3, r8 @ │ │ │ │ andeq pc, r3, #2 │ │ │ │ svclt 0x00122a02 │ │ │ │ @ instruction: 0xf89346b3 │ │ │ │ vaddw.u8 , , d29 │ │ │ │ stmdbcs r0, {r8, r9, fp, ip} │ │ │ │ eorhi pc, lr, #0 │ │ │ │ andls r6, r7, r8, lsl #17 │ │ │ │ ldcle 8, cr2, [r6], {1} │ │ │ │ - blcs fda70 <__read_chk@plt+0x9869c> │ │ │ │ + blcs fda00 <__read_chk@plt+0x9862c> │ │ │ │ addshi pc, pc, r0 │ │ │ │ - bcs fd674 <__read_chk@plt+0x982a0> │ │ │ │ + bcs fd604 <__read_chk@plt+0x98230> │ │ │ │ addshi pc, fp, r0 │ │ │ │ @ instruction: 0xf8526848 │ │ │ │ - bcs eb6d8 <__read_chk@plt+0x86304> │ │ │ │ + bcs eb668 <__read_chk@plt+0x86294> │ │ │ │ addshi pc, r5, r0, asr #6 │ │ │ │ addmi r6, sl, #36864 @ 0x9000 │ │ │ │ addshi pc, r1, r0, lsl #6 │ │ │ │ eorcc pc, r2, r3, asr r8 @ │ │ │ │ ldrmi r9, [r9], -sl, lsl #6 │ │ │ │ @ instruction: 0xf0fee08d │ │ │ │ @ instruction: 0xf8dfff89 │ │ │ │ @@ -129191,58 +129163,58 @@ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf8592700 │ │ │ │ @ instruction: 0xf8df6003 │ │ │ │ andls r3, r1, r0, asr #19 │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf78133ff │ │ │ │ - @ instruction: 0xf506ec20 │ │ │ │ + @ instruction: 0xf506ec58 │ │ │ │ ldrtmi r4, [r0], -r0, lsl #7 │ │ │ │ svcvc 0x00fff883 │ │ │ │ @ instruction: 0xf11f9e0f │ │ │ │ - strls pc, [sl, -pc, lsl #28] │ │ │ │ + @ instruction: 0x970afdb7 │ │ │ │ andcs r6, r6, #240, 2 @ 0x3c │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx fe31fa30 <__read_chk@plt+0xfe2ba65c> │ │ │ │ + blx fe31f9c0 <__read_chk@plt+0xfe2ba5ec> │ │ │ │ stmdacs r0, {r1, r4, ip, pc} │ │ │ │ bicshi pc, fp, #0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrvs CPSR_fsxc, r3 @ │ │ │ │ strbeq pc, [r0], r6, asr #7 @ │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ - blls 2c397c <__read_chk@plt+0x25e5a8> │ │ │ │ + blls 2c390c <__read_chk@plt+0x25e538> │ │ │ │ vqrdmulh.s d2, d0, d1 │ │ │ │ @ instruction: 0xf5048360 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf00330fc │ │ │ │ - blcs 1642f4 <__read_chk@plt+0xfef20> │ │ │ │ + blcs 164284 <__read_chk@plt+0xfeeb0> │ │ │ │ strbhi pc, [r8], #-0 @ │ │ │ │ @ instruction: 0xf1b89b16 │ │ │ │ andle r0, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xf0c44640 │ │ │ │ @ instruction: 0x4603fcdf │ │ │ │ - blcs 107758 <__read_chk@plt+0xa2384> │ │ │ │ + blcs 1076e8 <__read_chk@plt+0xa2314> │ │ │ │ msrhi SPSR_f, #0 │ │ │ │ movwls sl, #39702 @ 0x9b16 │ │ │ │ ldmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7814479 │ │ │ │ - bls 69de48 <__read_chk@plt+0x638a74> │ │ │ │ + bls 69deb8 <__read_chk@plt+0x638ae4> │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ andls r6, r0, #598016 @ 0x92000 │ │ │ │ ldrmi r2, [r0], -r4, lsl #4 │ │ │ │ ldc2 0, cr15, [r8, #888]! @ 0x378 │ │ │ │ @ instruction: 0xf8dd9816 │ │ │ │ @ instruction: 0xf0ce803c │ │ │ │ @ instruction: 0xf8c8ffe5 │ │ │ │ ldmdals r6, {r4, r5} │ │ │ │ rsbsle r2, r6, r0, lsl #16 │ │ │ │ - blcs fe04c <__read_chk@plt+0x98c78> │ │ │ │ - blls 2d7910 <__read_chk@plt+0x27253c> │ │ │ │ + blcs fdfdc <__read_chk@plt+0x98c08> │ │ │ │ + blls 2d78a0 <__read_chk@plt+0x2724cc> │ │ │ │ @ instruction: 0xf10daa15 │ │ │ │ andls r0, r8, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0xf04f2b01 │ │ │ │ svclt 0x00080300 │ │ │ │ andls r4, r1, #59768832 @ 0x3900000 │ │ │ │ tstcs r0, r8, lsl pc │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ @@ -129250,51 +129222,51 @@ │ │ │ │ ldrls r8, [r4, -r8] │ │ │ │ stc2 0, cr15, [ip], #452 @ 0x1c4 │ │ │ │ andsls r4, r7, r7, lsl #12 │ │ │ │ stmdavc r3, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strcs r8, [r0, -sl, lsl #4] │ │ │ │ @ instruction: 0xf106a817 │ │ │ │ - ldmdals r6, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r6, {r0, r1, r9, fp, ip, sp, lr, pc} │ │ │ │ qaddcs lr, r8, r0 │ │ │ │ @ instruction: 0xf8d4910a │ │ │ │ andcs r0, r0, #188 @ 0xbc │ │ │ │ - blx ff71fb14 <__read_chk@plt+0xff6ba740> │ │ │ │ + blx ff71faa4 <__read_chk@plt+0xff6ba6d0> │ │ │ │ teqlt r0, r7, lsl #12 │ │ │ │ tstcs r0, pc, lsl #28 │ │ │ │ cdp2 0, 9, cr15, cr10, cr13, {6} │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, sp, lr} │ │ │ │ @ instruction: 0xf8dfd181 │ │ │ │ andcs r1, r5, #164, 16 @ 0xa40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip!, {r0, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4!, {r0, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdals sl, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xff60f0e8 │ │ │ │ strmi r2, [r5], -r4, lsl #4 │ │ │ │ tstcs r3, r3, lsr #12 │ │ │ │ strls r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ stc2l 0, cr15, [r6, #-888]! @ 0xfffffc88 │ │ │ │ movwls sl, #39702 @ 0x9b16 │ │ │ │ movwls sl, #35605 @ 0x8b15 │ │ │ │ - blls 52c7d8 <__read_chk@plt+0x4c7404> │ │ │ │ + blls 52c768 <__read_chk@plt+0x4c7394> │ │ │ │ ldmdage r1, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx fed1fb48 <__read_chk@plt+0xfecba774> │ │ │ │ + blx fed1fad8 <__read_chk@plt+0xfecba704> │ │ │ │ tstlt r8, r2, lsl r8 │ │ │ │ @ instruction: 0xf8a6f074 │ │ │ │ @ instruction: 0xf117a80f │ │ │ │ - stmdals r8, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r8, {r0, r2, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [ip, #-820]! @ 0xfffffccc │ │ │ │ @ instruction: 0xf0c49809 │ │ │ │ - blls 921fe0 <__read_chk@plt+0x8bcc0c> │ │ │ │ + blls 921f70 <__read_chk@plt+0x8bcb9c> │ │ │ │ stmdage r0!, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 79fc1c <__read_chk@plt+0x73a848> │ │ │ │ + @ instruction: 0xf9c2f106 │ │ │ │ stmdacs r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmdacc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 9bd87c <__read_chk@plt+0x9584a8> │ │ │ │ + blls 9bd80c <__read_chk@plt+0x958438> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r0], -r4, lsl #8 │ │ │ │ pop {r0, r2, r5, ip, sp, pc} │ │ │ │ uhsub8cs r8, r9, r0 │ │ │ │ strcs lr, [r0, -r0, ror #14] │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @@ -129305,34 +129277,34 @@ │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf0712202 │ │ │ │ @ instruction: 0x4601fc3b │ │ │ │ ldmdals r2, {r1, r2, r3, ip, pc} │ │ │ │ stmdbcs r0, {r0, r1, r7, r8, fp, sp, lr} │ │ │ │ eorshi pc, r7, #0 │ │ │ │ - bcs 18a0b0 <__read_chk@plt+0x124cdc> │ │ │ │ + bcs 18a040 <__read_chk@plt+0x124c6c> │ │ │ │ @ instruction: 0xf8ddbf01 │ │ │ │ @ instruction: 0xf8dcc054 │ │ │ │ ldmibne r2, {r2, sp}^ │ │ │ │ andcs pc, r4, ip, asr #17 │ │ │ │ ldmdblt r2, {r1, r3, fp, ip, sp, lr} │ │ │ │ @ instruction: 0x17dcf8df │ │ │ │ @ instruction: 0x47984479 │ │ │ │ @ instruction: 0xf106a80e │ │ │ │ - ldmdbls r2, {r0, r1, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls r2, {r0, r1, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf074a813 │ │ │ │ mrccs 8, 3, APSR_nzcv, cr9, cr11, {1} │ │ │ │ eorhi pc, r7, #0 │ │ │ │ - blcs 14a4b0 <__read_chk@plt+0xe50dc> │ │ │ │ + blcs 14a440 <__read_chk@plt+0xe506c> │ │ │ │ tstphi r1, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ - ldc2 1, cr15, [r6, #-88]! @ 0xffffffa8 │ │ │ │ + ldc2l 1, cr15, [lr], {22} │ │ │ │ ldrdcc pc, [r0], #132 @ 0x84 │ │ │ │ andsls r9, r1, r2, lsl sl │ │ │ │ andcs r6, r0, #134217729 @ 0x8000001 │ │ │ │ - blcs 1038b4 <__read_chk@plt+0x9e4e0> │ │ │ │ + blcs 103844 <__read_chk@plt+0x9e470> │ │ │ │ addshi pc, r2, r0 │ │ │ │ addsmi r6, r1, #10027008 @ 0x990000 │ │ │ │ addhi pc, lr, r0, asr #6 │ │ │ │ subsvs r6, sl, r9, lsl r8 │ │ │ │ addsmi r6, r7, #983040 @ 0xf0000 │ │ │ │ addhi pc, r8, r0, asr #6 │ │ │ │ ldrbmi r9, [sl], sl, lsl #4 │ │ │ │ @@ -129352,44 +129324,44 @@ │ │ │ │ @ instruction: 0x4628447d │ │ │ │ @ instruction: 0xf85af074 │ │ │ │ @ instruction: 0x46289913 │ │ │ │ @ instruction: 0xf856f074 │ │ │ │ ldrdne pc, [r0], #132 @ 0x84 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ stmdbvs fp, {r0, r6, r8, ip, sp, pc} │ │ │ │ - bvs 38fdc8 <__read_chk@plt+0x32a9f4> │ │ │ │ + bvs 38fd58 <__read_chk@plt+0x32a984> │ │ │ │ svclt 0x00a842ba │ │ │ │ eorne pc, r7, r3, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #20 │ │ │ │ @ instruction: 0xf0e0464a │ │ │ │ strmi pc, [r6], -fp, lsl #20 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 503f8c <__read_chk@plt+0x49ebb8> │ │ │ │ + blls 503f1c <__read_chk@plt+0x49eb48> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdahi sl, {r0, r4, r7, r8, pc} │ │ │ │ svclt 0x00142a00 │ │ │ │ @ instruction: 0xf04a4655 │ │ │ │ stccs 5, cr0, [r0, #-4] │ │ │ │ teqphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0cd9813 │ │ │ │ ldmib r4, {r0, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ cmplt r1, pc, lsr #2 │ │ │ │ @ instruction: 0xb12b690b │ │ │ │ adcsmi r6, sl, #40960 @ 0xa000 │ │ │ │ @ instruction: 0xf853bfa8 │ │ │ │ - ble e7a08 <__read_chk@plt+0x82634> │ │ │ │ + ble e7998 <__read_chk@plt+0x825c4> │ │ │ │ @ instruction: 0xf8df2100 │ │ │ │ @ instruction: 0x463326f8 │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ andls r9, r0, #77824 @ 0x13000 │ │ │ │ @ instruction: 0xf0cd2200 │ │ │ │ ldmib r4, {r0, r2, r3, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1bb032f │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blcs 103e78 <__read_chk@plt+0x9eaa4> │ │ │ │ + blcs 103e08 <__read_chk@plt+0x9ea34> │ │ │ │ cmpphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ stmdbcs r0, {r0, r3, r4, r8, fp, sp, lr} │ │ │ │ orrhi pc, r6, r0 │ │ │ │ adcsmi r6, fp, #110592 @ 0x1b000 │ │ │ │ cmpphi r9, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldcls 6, cr4, [r3, #-76] @ 0xffffffb4 │ │ │ │ @@ -129404,22 +129376,22 @@ │ │ │ │ addmi r3, sl, #268435456 @ 0x10000000 │ │ │ │ strbmi sp, [r5], -fp, lsl #23 │ │ │ │ ldrsbtcc pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf89d6898 │ │ │ │ @ instruction: 0xf0433070 │ │ │ │ @ instruction: 0xf88d0310 │ │ │ │ @ instruction: 0xf11f3070 │ │ │ │ - @ instruction: 0xf8d4fc6d │ │ │ │ + @ instruction: 0xf8d4fc15 │ │ │ │ ldrhls r3, [sp], -ip │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ eorshi pc, fp, #0 │ │ │ │ - stc2l 1, cr15, [r4], #-124 @ 0xffffff84 │ │ │ │ + stc2 1, cr15, [ip], {31} │ │ │ │ stmdals r7, {r1, r2, r3, r4, ip, pc} │ │ │ │ addeq r3, r0, r1 │ │ │ │ - blx fe51fe20 <__read_chk@plt+0xfe4baa4c> │ │ │ │ + blx f1fdb0 <__read_chk@plt+0xeba9dc> │ │ │ │ eorls r4, r2, r6, lsl #12 │ │ │ │ @ instruction: 0x032fe9d4 │ │ │ │ @ instruction: 0x2070f89d │ │ │ │ @ instruction: 0x91216b01 │ │ │ │ rsbsle r2, ip, r0, lsl #18 │ │ │ │ andeq pc, r8, #66 @ 0x42 │ │ │ │ rsbscs pc, r0, sp, lsl #17 │ │ │ │ @@ -129427,78 +129399,78 @@ │ │ │ │ ldmvs sl, {r0, r1, r2, r3, r4, r7, pc} │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r7, pc} │ │ │ │ subsvs r2, r9, r0, lsl #2 │ │ │ │ addmi r6, sl, #1179648 @ 0x120000 │ │ │ │ addshi pc, r4, r0, asr #6 │ │ │ │ ldmdbvs r9, {r3, r7, r9, sl, lr} │ │ │ │ - bvs 7cfeec <__read_chk@plt+0x76ab18> │ │ │ │ + bvs 7cfe7c <__read_chk@plt+0x76aaa8> │ │ │ │ svclt 0x00b44293 │ │ │ │ @ instruction: 0xf8512100 │ │ │ │ @ instruction: 0xf1131022 │ │ │ │ - @ instruction: 0xf8d4fb73 │ │ │ │ + @ instruction: 0xf8d4fb1b │ │ │ │ @ instruction: 0xf84630c0 │ │ │ │ - b 14a3b00 <__read_chk@plt+0x143e72c> │ │ │ │ + b 14a3a90 <__read_chk@plt+0x143e6bc> │ │ │ │ cdpls 7, 2, cr0, cr2, cr8, {4} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sl, {r0, r3, r4, r6, r7, pc}^ │ │ │ │ andcc r6, r1, #10027008 @ 0x990000 │ │ │ │ vsubl.s8 q2, d16, d10 │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf851605a │ │ │ │ - bcs ebb08 <__read_chk@plt+0x86734> │ │ │ │ + bcs eba98 <__read_chk@plt+0x866c4> │ │ │ │ sbchi pc, ip, r0, asr #6 │ │ │ │ @ instruction: 0xf1086919 │ │ │ │ @ instruction: 0xf8d40801 │ │ │ │ stmdbcs r0, {r2, r3, r4, r5, r7} │ │ │ │ @ instruction: 0xe7ded1d9 │ │ │ │ tstls sl, r7, lsl #2 │ │ │ │ stmdbls sl, {r0, r1, r2, r4, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4aa10 │ │ │ │ @ instruction: 0xf0e000bc │ │ │ │ strmi pc, [r1], -pc, asr #18 │ │ │ │ rsbsle r2, sp, r0, lsl #16 │ │ │ │ movwls r9, #6930 @ 0x1b12 │ │ │ │ movwls r2, #8960 @ 0x2300 │ │ │ │ - bls 5086b8 <__read_chk@plt+0x4a32e4> │ │ │ │ + bls 508648 <__read_chk@plt+0x4a3274> │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf0d09b0a │ │ │ │ andsls pc, r1, sp, ror #23 │ │ │ │ rsble r2, pc, r0, lsl #16 │ │ │ │ - blcs 14a6e8 <__read_chk@plt+0xe5314> │ │ │ │ - blls 5180d8 <__read_chk@plt+0x4b2d04> │ │ │ │ + blcs 14a678 <__read_chk@plt+0xe52a4> │ │ │ │ + blls 518068 <__read_chk@plt+0x4b2c94> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8dfaf7f │ │ │ │ ldmvs r8, {r2, r4, r7, r8, sl, ip} │ │ │ │ @ instruction: 0xf0b24479 │ │ │ │ andsls pc, r7, r7, ror pc @ │ │ │ │ @ instruction: 0xf8dfb160 │ │ │ │ ldrbtmi r1, [r9], #-1416 @ 0xfffffa78 │ │ │ │ - blx fff1fed8 <__read_chk@plt+0xffebab04> │ │ │ │ + blx fff1fe68 <__read_chk@plt+0xffebaa94> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 6c4514 <__read_chk@plt+0x65f140> │ │ │ │ + blls 6c44a4 <__read_chk@plt+0x65f0d0> │ │ │ │ ldmdage r7, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf89cf106 │ │ │ │ - blcs 10a784 <__read_chk@plt+0xa53b0> │ │ │ │ + @ instruction: 0xf844f106 │ │ │ │ + blcs 10a714 <__read_chk@plt+0xa5340> │ │ │ │ svcge 0x0066f43f │ │ │ │ @ instruction: 0x3070f89d │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rsbscc pc, r0, sp, lsl #17 │ │ │ │ @ instruction: 0xf042e75e │ │ │ │ @ instruction: 0xf88d0204 │ │ │ │ tstlt fp, #112 @ 0x70 │ │ │ │ - bcs fdd8c <__read_chk@plt+0x989b8> │ │ │ │ + bcs fdd1c <__read_chk@plt+0x98948> │ │ │ │ @ instruction: 0xf8d3dd20 │ │ │ │ subsvs ip, r9, r0 │ │ │ │ ldrdeq pc, [r0], -ip │ │ │ │ ldcle 8, cr2, [r9, #-0] │ │ │ │ @ instruction: 0xb12f691f │ │ │ │ addmi r6, r2, #106496 @ 0x1a000 │ │ │ │ @ instruction: 0xf857bfa8 │ │ │ │ - ble ebbc4 <__read_chk@plt+0x867f0> │ │ │ │ + ble ebb54 <__read_chk@plt+0x86780> │ │ │ │ @ instruction: 0xf8462200 │ │ │ │ addeq r2, ip, r1, lsr #32 │ │ │ │ tstcc r1, r2, lsr #28 │ │ │ │ ldmvs r8, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ addmi r3, r2, #268435456 @ 0x10000000 │ │ │ │ subsvs sp, sl, r4, lsl #20 │ │ │ │ eoreq pc, r2, ip, asr r8 @ │ │ │ │ @@ -129506,57 +129478,57 @@ │ │ │ │ strtmi r3, [r6], #-1028 @ 0xfffffbfc │ │ │ │ andcs r9, r0, #21504 @ 0x5400 │ │ │ │ ldmdbge r1, {r1, r4, r5, sp, lr} │ │ │ │ andcc lr, r2, #3358720 @ 0x334000 │ │ │ │ stmib sp, {r0, sl, sp}^ │ │ │ │ stmib sp, {r2, r9, sp}^ │ │ │ │ @ instruction: 0xf8df2500 │ │ │ │ - blls 66cf54 <__read_chk@plt+0x607b80> │ │ │ │ + blls 66cee4 <__read_chk@plt+0x607b10> │ │ │ │ ldrbtmi r9, [sl], #-2063 @ 0xfffff7f1 │ │ │ │ @ instruction: 0xf85cf018 │ │ │ │ strmi lr, [r1], -r3, lsr #12 │ │ │ │ stmibvs r3, {r1, r4, fp, ip, pc} │ │ │ │ - blls 5f59f8 <__read_chk@plt+0x590624> │ │ │ │ + blls 5f5988 <__read_chk@plt+0x5905b4> │ │ │ │ @ instruction: 0xf47f2b01 │ │ │ │ ldmdals r7, {r1, r2, r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ - stmib ip, {r0, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r4, {r0, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strb r4, [r9, #1543]! @ 0x607 │ │ │ │ strbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - @ instruction: 0x4604ef7c │ │ │ │ + @ instruction: 0x4604efb4 │ │ │ │ @ instruction: 0xf0e8980a │ │ │ │ andcs pc, r4, #6080 @ 0x17c0 │ │ │ │ strtmi r9, [r3], -r0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - blx 1a9ff46 <__read_chk@plt+0x1a3ab72> │ │ │ │ - bcs 15d3d8 <__read_chk@plt+0xf8004> │ │ │ │ - bls 398070 <__read_chk@plt+0x332c9c> │ │ │ │ + blx 1a9fed6 <__read_chk@plt+0x1a3ab02> │ │ │ │ + bcs 15d368 <__read_chk@plt+0xf7f94> │ │ │ │ + bls 398000 <__read_chk@plt+0x332c2c> │ │ │ │ rsble r2, sl, r0, lsl #20 │ │ │ │ @ instruction: 0xb11b6bdb │ │ │ │ stccs 8, cr8, [r0, #-116] @ 0xffffff8c │ │ │ │ adchi pc, r3, r0 │ │ │ │ andcs r9, r5, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xf7802000 │ │ │ │ - andcs lr, r3, #96, 30 @ 0x180 │ │ │ │ + andcs lr, r3, #152, 30 @ 0x260 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf01f2004 │ │ │ │ - blls 3a3500 <__read_chk@plt+0x33e12c> │ │ │ │ + blls 3a3490 <__read_chk@plt+0x33e0bc> │ │ │ │ movwls r3, #41729 @ 0xa301 │ │ │ │ ldmdbls r0, {r0, r1, r2, r3, r4, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ ldmdbvs sl, {r0, r1, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ suble r2, r9, r0, lsl #20 │ │ │ │ adcsmi r6, fp, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf8dfda1b │ │ │ │ ldrbmi r3, [sl], -r8, ror #8 │ │ │ │ uxtab16 r4, r6, fp, ror #8 │ │ │ │ ldrtmi r3, [lr], #-1796 @ 0xfffff8fc │ │ │ │ stmdbls fp, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ - svc 0x0040f780 │ │ │ │ + svc 0x0078f780 │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ mcr2 0, 1, pc, cr2, cr15, {0} @ │ │ │ │ ldrmi lr, [r9], -r3, asr #13 │ │ │ │ ssat r4, #21, sl, lsl #12 │ │ │ │ ldrtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [fp], #-1626 @ 0xfffff9a6 │ │ │ │ @@ -129565,327 +129537,327 @@ │ │ │ │ ldrbtmi r2, [fp], #-39 @ 0xffffffd9 │ │ │ │ @ instruction: 0xf851e6a9 │ │ │ │ tstcs r0, r7, lsr #32 │ │ │ │ strt r4, [r4], fp, lsl #12 │ │ │ │ strtne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - strmi lr, [r4], -r0, lsr #30 │ │ │ │ + @ instruction: 0x4604ef58 │ │ │ │ @ instruction: 0xf0e84638 │ │ │ │ andcs pc, r4, #3, 26 @ 0xc0 │ │ │ │ strtmi r9, [r3], -r0 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - blx 39fffe <__read_chk@plt+0x33ac2a> │ │ │ │ + blx 39ff8e <__read_chk@plt+0x33abba> │ │ │ │ strne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - andcs lr, r5, #14, 30 @ 0x38 │ │ │ │ + andcs lr, r5, #280 @ 0x118 │ │ │ │ tstcs r4, r3, lsl #12 │ │ │ │ @ instruction: 0xf01f4610 │ │ │ │ ldr pc, [r9, #3567] @ 0xdef │ │ │ │ @ instruction: 0x465a4bfb │ │ │ │ sxtab16 r4, r0, fp, ror #8 │ │ │ │ strmi r4, [sl], -fp, lsl #12 │ │ │ │ ldmibmi r9!, {r0, r2, r3, r4, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ stmdals sl, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - andcs lr, r7, #4000 @ 0xfa0 │ │ │ │ + andcs lr, r7, #50, 30 @ 0xc8 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf01f2004 │ │ │ │ - blls 523434 <__read_chk@plt+0x4be060> │ │ │ │ + blls 5233c4 <__read_chk@plt+0x4bdff0> │ │ │ │ ldmibmi r3!, {r1, r2, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0x47984479 │ │ │ │ ldmdage r3, {r1, r4, r8, fp, ip, pc} │ │ │ │ mrc2 0, 0, pc, cr4, cr3, {3} │ │ │ │ @ instruction: 0xf47f2e79 │ │ │ │ @ instruction: 0xf116add9 │ │ │ │ - @ instruction: 0x4606fb13 │ │ │ │ + @ instruction: 0x4606fabb │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8a09011 │ │ │ │ strcs r8, [r0, -r0] │ │ │ │ - blx 102014e <__read_chk@plt+0xfbad7a> │ │ │ │ + blx ffa200dc <__read_chk@plt+0xff9bad08> │ │ │ │ mvnsvs r9, #17408 @ 0x4400 │ │ │ │ - blls 57ec74 <__read_chk@plt+0x5198a0> │ │ │ │ - blls 2bcacc <__read_chk@plt+0x2576f8> │ │ │ │ + blls 57ec04 <__read_chk@plt+0x519830> │ │ │ │ + blls 2bca5c <__read_chk@plt+0x257688> │ │ │ │ strbmi r8, [r3, #-55] @ 0xffffffc9 │ │ │ │ sbchi pc, ip, r0, lsl #6 │ │ │ │ ldrdcc pc, [r0], #132 @ 0x84 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmvs sl, {r0, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf77f2a00 │ │ │ │ ldmdavs sl, {r0, r2, r3, r4, r6, r9, sl, fp, sp, pc} │ │ │ │ ldmdavs r2, {r0, r1, r2, r3, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf77f2a00 │ │ │ │ @ instruction: 0x3650ae57 │ │ │ │ ldmdals r3, {r2, r4, r5, r6, r7, sp, lr, pc} │ │ │ │ - blx ffe20064 <__read_chk@plt+0xffdbac90> │ │ │ │ + blx ffe1fff4 <__read_chk@plt+0xffdbac20> │ │ │ │ ldrdeq lr, [pc, -r4]! │ │ │ │ stmdbvs fp, {r0, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs 38428c <__read_chk@plt+0x31eeb8> │ │ │ │ + bvs 38421c <__read_chk@plt+0x31ee48> │ │ │ │ svclt 0x00a842ba │ │ │ │ eorne pc, r7, r3, asr r8 @ │ │ │ │ tstphi r6, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r9, [r3], -sp, lsl #20 │ │ │ │ - bls 5c8558 <__read_chk@plt+0x563184> │ │ │ │ + bls 5c84e8 <__read_chk@plt+0x563114> │ │ │ │ andcs r9, r0, #0, 4 │ │ │ │ - blx 120092 <__read_chk@plt+0xbacbe> │ │ │ │ + blx 120022 <__read_chk@plt+0xbac4e> │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ @ instruction: 0xf8d49b10 │ │ │ │ - blvs ff724058 <__read_chk@plt+0xff6bec84> │ │ │ │ + blvs ff723fe8 <__read_chk@plt+0xff6bec14> │ │ │ │ ldmdbvs r3, {r1, r6, r8, ip, sp, pc} │ │ │ │ - bvs 59021c <__read_chk@plt+0x52ae48> │ │ │ │ + bvs 5901ac <__read_chk@plt+0x52add8> │ │ │ │ svclt 0x00a842ba │ │ │ │ eorcs pc, r7, r3, asr r8 @ │ │ │ │ andcs sp, r0, #0, 20 │ │ │ │ movwls r9, #6931 @ 0x1b13 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ movwls r3, #8963 @ 0x2303 │ │ │ │ - blmi ff20898c <__read_chk@plt+0xff1a35b8> │ │ │ │ + blmi ff20891c <__read_chk@plt+0xff1a3548> │ │ │ │ @ instruction: 0xf0cd447b │ │ │ │ stmdacs r0, {r0, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0031f47f │ │ │ │ stmibmi r1, {r2, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - ldrtmi lr, [r3], -r4, lsl #29 │ │ │ │ + @ instruction: 0x4633eebc │ │ │ │ cmncs r9, r2, lsl #4 │ │ │ │ rsbscs r9, r8, #0, 4 │ │ │ │ @ instruction: 0xf918f7fc │ │ │ │ cdpcs 6, 7, cr4, cr8, cr6, {0} │ │ │ │ ldcge 4, cr15, [r8], {127} @ 0x7f │ │ │ │ ldrbtmi r4, [r8], #-2233 @ 0xfffff747 │ │ │ │ mrc2 0, 3, pc, cr4, cr11, {4} │ │ │ │ @ instruction: 0xf0dea812 │ │ │ │ - blge 6a35c8 <__read_chk@plt+0x63e1f4> │ │ │ │ - blge 6489f4 <__read_chk@plt+0x5e3620> │ │ │ │ - ldrbt r9, [pc], #776 @ e3dd4 <__read_chk@plt+0x7ea00> │ │ │ │ + blge 6a3558 <__read_chk@plt+0x63e184> │ │ │ │ + blge 648984 <__read_chk@plt+0x5e35b0> │ │ │ │ + ldrbt r9, [pc], #776 @ e3d64 <__read_chk@plt+0x7e990> │ │ │ │ vst2.8 {d26,d28}, [pc :64], r8 │ │ │ │ movwls r6, #32896 @ 0x8080 │ │ │ │ @ instruction: 0xff76f0c2 │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ - bcs 10aa0c <__read_chk@plt+0xa5638> │ │ │ │ + bcs 10a99c <__read_chk@plt+0xa55c8> │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ stmdbcs r0, {r0, r4, r7, fp, sp, lr} │ │ │ │ sbcshi pc, r2, r0, asr #6 │ │ │ │ subsvs r4, r3, r8, lsl r6 │ │ │ │ ldmdbvs r1, {r0, r1, r4, fp, sp, lr} │ │ │ │ andsls r6, r6, fp, lsl r8 │ │ │ │ svclt 0x00182900 │ │ │ │ vqrdmulh.s d2, d0, d0 │ │ │ │ andcs r8, r0, #228 @ 0xe4 │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ strtmi r6, [r0], -r0, lsl #3 │ │ │ │ @ instruction: 0xf878f0cb │ │ │ │ - blx fed8a678 <__read_chk@plt+0xfed252a4> │ │ │ │ + blx fed8a608 <__read_chk@plt+0xfed25234> │ │ │ │ ldmdbeq fp, {r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ addsmi fp, r0, #120, 2 │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ - blcs e4a34 <__read_chk@plt+0x7f660> │ │ │ │ + blcs e49c4 <__read_chk@plt+0x7f5f0> │ │ │ │ rschi pc, r6, r0 │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ ldmdavs r3, {r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ movwcc r6, #6289 @ 0x1891 │ │ │ │ vsubl.s8 q10, d16, d11 │ │ │ │ - blge 684130 <__read_chk@plt+0x61ed5c> │ │ │ │ + blge 6840c0 <__read_chk@plt+0x61ecec> │ │ │ │ @ instruction: 0x46199016 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf7fd9309 │ │ │ │ @ instruction: 0x4603f93d │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmdals r6, {r0, r2, r6, r7, pc} │ │ │ │ - blx ff520176 <__read_chk@plt+0xff4bada2> │ │ │ │ + blx ff520106 <__read_chk@plt+0xff4bad32> │ │ │ │ stmdacs r0, {r1, r2, r4, ip, pc} │ │ │ │ mrrcge 4, 3, pc, pc, cr15 @ │ │ │ │ ldmvs r8, {r2, r3, r6, sl, sp, lr, pc} │ │ │ │ stmibmi sp, {r1, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 1, cr15, cr8, cr0, {4} │ │ │ │ + cdp 7, 5, cr15, cr0, cr0, {4} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ ldc2l 0, cr15, [sl], #124 @ 0x7c │ │ │ │ movwls sl, #39702 @ 0x9b16 │ │ │ │ movwls sl, #35605 @ 0x8b15 │ │ │ │ ldmdals r6, {r5, r7, sl, sp, lr, pc} │ │ │ │ movwls sl, #39702 @ 0x9b16 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldrt sl, [r3], #-3142 @ 0xfffff3ba │ │ │ │ - blx 1a202fc <__read_chk@plt+0x19baf28> │ │ │ │ + blx 42028c <__read_chk@plt+0x3baeb8> │ │ │ │ ldrvs r9, [r0, #-2833]! @ 0xfffff4ef │ │ │ │ - blvs ff7b60ac <__read_chk@plt+0xff750cd8> │ │ │ │ + blvs ff7b603c <__read_chk@plt+0xff750c68> │ │ │ │ ldcvs 4, cr4, [lr, #-480] @ 0xfffffe20 │ │ │ │ andhi pc, r0, r6, lsr #17 │ │ │ │ - blx 2a0334 <__read_chk@plt+0x23af60> │ │ │ │ + @ instruction: 0xf9aef11f │ │ │ │ stmdals r7, {r4, r5, r6, sp, lr} │ │ │ │ - blx 19a02ba <__read_chk@plt+0x193aee6> │ │ │ │ + blx 19a024a <__read_chk@plt+0x193ae76> │ │ │ │ @ instruction: 0x46424b5f │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ andls r4, r1, r8, ror fp │ │ │ │ ldrbtmi r4, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ - @ instruction: 0xf78033ff │ │ │ │ - @ instruction: 0xf506effc │ │ │ │ + @ instruction: 0xf78133ff │ │ │ │ + @ instruction: 0xf506e834 │ │ │ │ ldrtmi r4, [r0], -r0, lsl #7 │ │ │ │ svcvc 0x00fff883 │ │ │ │ - blvs ff7cab30 <__read_chk@plt+0xff76575c> │ │ │ │ + blvs ff7caac0 <__read_chk@plt+0xff7656ec> │ │ │ │ @ instruction: 0xf11f6d1e │ │ │ │ - @ instruction: 0xf8d4f9e9 │ │ │ │ + @ instruction: 0xf8d4f991 │ │ │ │ teqvs r0, r0, asr #1 │ │ │ │ subsle r2, r1, r0, lsl #22 │ │ │ │ - bcs fe168 <__read_chk@plt+0x98d94> │ │ │ │ + bcs fe0f8 <__read_chk@plt+0x98d24> │ │ │ │ ldmdbls r1, {r1, r2, r3, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ - blvs ff2fdf70 <__read_chk@plt+0xff298b9c> │ │ │ │ + blvs ff2fdf00 <__read_chk@plt+0xff298b2c> │ │ │ │ subsvs r6, pc, r6, lsl #26 │ │ │ │ - bcs fdf58 <__read_chk@plt+0x98b84> │ │ │ │ + bcs fdee8 <__read_chk@plt+0x98b14> │ │ │ │ ldrtcc sp, [ip], -r7, asr #26 │ │ │ │ ldmdbvs r9, {r8, r9, sl, sp} │ │ │ │ suble r2, r5, r0, lsl #18 │ │ │ │ addsmi r6, r3, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf851db41 │ │ │ │ strbmi r8, [r1], -r2, lsr #32 │ │ │ │ @ instruction: 0xf8d42200 │ │ │ │ @ instruction: 0xf0df00bc │ │ │ │ - bls 5a3b58 <__read_chk@plt+0x53e784> │ │ │ │ + bls 5a3ae8 <__read_chk@plt+0x53e714> │ │ │ │ strmi r9, [r3], -r1, lsl #4 │ │ │ │ strbmi r9, [r1], -r0, lsl #12 │ │ │ │ @ instruction: 0xf8d42200 │ │ │ │ @ instruction: 0xf0ce00bc │ │ │ │ stmdacs r0, {r0, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 4, APSR_nzcv, cr12, cr15, {1} │ │ │ │ @ instruction: 0xf8d46832 │ │ │ │ @ instruction: 0xf10230c0 │ │ │ │ mrrcvs 6, 5, r0, r2, cr0 │ │ │ │ @ instruction: 0xb1234417 │ │ │ │ ldmvs r9, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ addmi r3, sl, #268435456 @ 0x10000000 │ │ │ │ - blls 2dabf0 <__read_chk@plt+0x27581c> │ │ │ │ + blls 2dab80 <__read_chk@plt+0x2757ac> │ │ │ │ @ instruction: 0xf77f2b01 │ │ │ │ ldmdbls r1, {r0, r1, r4, r5, r8, sl, fp, sp, pc} │ │ │ │ vldrvs d6, [fp, #-812] @ 0xfffffcd4 │ │ │ │ str r6, [sp, #-1119]! @ 0xfffffba1 │ │ │ │ strbt r4, [r7], r9, lsr #12 │ │ │ │ andcs r4, r5, #1261568 @ 0x134000 │ │ │ │ movwls r4, #34352 @ 0x8630 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - blls 31f5d4 <__read_chk@plt+0x2ba200> │ │ │ │ + blls 31f644 <__read_chk@plt+0x2ba270> │ │ │ │ rsbscs r9, r8, #0, 6 │ │ │ │ cmncs lr, r3, lsr r6 │ │ │ │ @ instruction: 0xf826f7fc │ │ │ │ str r4, [ip, -r6, lsl #12] │ │ │ │ @ instruction: 0xe7369316 │ │ │ │ smladcs r0, r1, r9, r9 │ │ │ │ smlattcs r0, r4, r7, lr │ │ │ │ ldr r4, [sp, r8, lsl #13]! │ │ │ │ subsvs r6, sl, r9, lsl r8 │ │ │ │ eorcs pc, r2, r1, asr r8 @ │ │ │ │ vstmiale lr!, {s4-s3} │ │ │ │ ldmdavs r1, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf8516053 │ │ │ │ - blcs f0050 <__read_chk@plt+0x8ac7c> │ │ │ │ + blcs effe0 <__read_chk@plt+0x8ac0c> │ │ │ │ svcge 0x003ff77f │ │ │ │ andsls r6, r6, r1, lsl r9 │ │ │ │ svclt 0x00182900 │ │ │ │ @ instruction: 0xf77f2b00 │ │ │ │ - bvs 58fc48 <__read_chk@plt+0x52a874> │ │ │ │ + bvs 58fbd8 <__read_chk@plt+0x52a804> │ │ │ │ @ instruction: 0xf73f4293 │ │ │ │ @ instruction: 0xf851af18 │ │ │ │ ldr r2, [r5, -r3, lsr #32] │ │ │ │ ssat r4, #18, r9, lsl #12 │ │ │ │ tstls r6, #3342336 @ 0x330000 │ │ │ │ @ instruction: 0xf09b4478 │ │ │ │ ldmdage r2, {r0, r2, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ stc2l 0, cr15, [r8], #888 @ 0x378 │ │ │ │ movwls sl, #35605 @ 0x8b15 │ │ │ │ - bllt ffba1ffc <__read_chk@plt+0xffb3cc28> │ │ │ │ + bllt ffba1f8c <__read_chk@plt+0xffb3cbb8> │ │ │ │ @ instruction: 0xe7204618 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf5039817 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf063139c │ │ │ │ tstplt r8, sp, ror #31 @ p-variant is OBSOLETE │ │ │ │ - blcs fe328 <__read_chk@plt+0x98f54> │ │ │ │ + blcs fe2b8 <__read_chk@plt+0x98ee4> │ │ │ │ stclge 4, cr15, [fp, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0x93209b17 │ │ │ │ @ instruction: 0xf780e56d │ │ │ │ - svclt 0x0000ecca │ │ │ │ - ldrhteq fp, [r3], -ip │ │ │ │ + svclt 0x0000ed02 │ │ │ │ + eorseq fp, r3, ip, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sp, r7, ip, ror #26 │ │ │ │ - mlaseq r3, r0, r2, fp │ │ │ │ + andseq sp, r7, r0, lsl #25 │ │ │ │ + eorseq fp, r3, r0, lsl #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0017dcd2 │ │ │ │ - andseq fp, r7, r8, ror r0 │ │ │ │ - andseq fp, r7, r2, rrx │ │ │ │ - eorseq fp, r3, r8, ror r0 │ │ │ │ - eoreq r6, ip, r8, asr r5 │ │ │ │ - andseq sp, r7, r0, asr #22 │ │ │ │ - andseq sp, r7, r0, lsl fp │ │ │ │ - eoreq r8, ip, ip, asr r0 │ │ │ │ - ldrdeq r6, [ip], -r4 @ │ │ │ │ - eoreq r7, ip, ip, asr #31 │ │ │ │ - andseq r0, r7, r8, lsl #8 │ │ │ │ - andseq r0, r7, r2, lsl #8 │ │ │ │ - andseq sl, r7, lr, lsl ip │ │ │ │ - andseq sl, r7, r0, ror #24 │ │ │ │ - @ instruction: 0x001be8bc │ │ │ │ - andseq lr, fp, lr, lsl #17 │ │ │ │ - andseq lr, fp, r2, lsl #17 │ │ │ │ - andseq sl, r7, r8, lsr #23 │ │ │ │ - andseq sl, r7, r8, lsr #22 │ │ │ │ - andseq lr, fp, r0, lsr r8 │ │ │ │ - andseq sp, r7, r0, lsl #14 │ │ │ │ - eoreq r6, ip, r4, lsl #2 │ │ │ │ - andseq lr, fp, r8, asr #14 │ │ │ │ - @ instruction: 0x0017d5d8 │ │ │ │ - strhteq r4, [r5], -r2 │ │ │ │ - andseq sl, r7, sl, ror r9 │ │ │ │ - @ instruction: 0x0017a2f4 │ │ │ │ - andseq sp, r7, sl, asr #9 │ │ │ │ - andseq sl, r7, r0, ror #15 │ │ │ │ - eoreq r3, r5, r4, lsl #29 │ │ │ │ + andseq sp, r7, r6, ror #23 │ │ │ │ + andseq sl, r7, ip, lsl #31 │ │ │ │ + andseq sl, r7, r6, ror pc │ │ │ │ + eorseq fp, r3, r8, ror #1 │ │ │ │ + eoreq r6, ip, ip, asr r4 │ │ │ │ + andseq sp, r7, r4, asr sl │ │ │ │ + andseq sp, r7, r4, lsr #20 │ │ │ │ + eoreq r7, ip, r0, ror #30 │ │ │ │ + ldrdeq r6, [ip], -r8 @ │ │ │ │ + ldrdeq r7, [ip], -r0 @ │ │ │ │ + andseq r0, r7, ip, lsl r3 │ │ │ │ + andseq r0, r7, r6, lsl r3 │ │ │ │ + andseq sl, r7, r2, lsr fp │ │ │ │ + andseq sl, r7, r4, ror fp │ │ │ │ + @ instruction: 0x001be7d0 │ │ │ │ + andseq lr, fp, r2, lsr #15 │ │ │ │ + mulseq fp, r6, r7 │ │ │ │ + @ instruction: 0x0017aabc │ │ │ │ + andseq sl, r7, ip, lsr sl │ │ │ │ + andseq lr, fp, r4, asr #14 │ │ │ │ + andseq sp, r7, r4, lsl r6 │ │ │ │ + eoreq r6, ip, r8 │ │ │ │ + andseq lr, fp, ip, asr r6 │ │ │ │ + andseq sp, r7, ip, ror #9 │ │ │ │ + eoreq r3, r5, r6, asr #31 │ │ │ │ + andseq sl, r7, lr, lsl #17 │ │ │ │ + andseq sl, r7, r8, lsl #4 │ │ │ │ + @ instruction: 0x0017d3de │ │ │ │ + @ instruction: 0x0017a6f4 │ │ │ │ + mlaeq r5, r8, sp, r3 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0x460fb093 │ │ │ │ @ instruction: 0xf04f497d │ │ │ │ - blmi 20260d8 <__read_chk@plt+0x1fc0d04> │ │ │ │ + blmi 2026068 <__read_chk@plt+0x1fc0c94> │ │ │ │ ldrbtmi r4, [r9], #-1557 @ 0xfffff9eb │ │ │ │ eorshi pc, r0, sp, asr #17 │ │ │ │ strmi r2, [r6], -r6, lsl #4 │ │ │ │ stmiapl fp, {r4, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9311 │ │ │ │ @ instruction: 0xf0de0300 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, sl, r0 │ │ │ │ @ instruction: 0xf1164604 │ │ │ │ - ldrdls pc, [r7], -pc @ │ │ │ │ - @ instruction: 0xf900f116 │ │ │ │ + andls pc, r7, r7, lsl #17 │ │ │ │ + @ instruction: 0xf8a8f116 │ │ │ │ andls sl, r8, sp, lsl #18 │ │ │ │ @ instruction: 0xf8a06344 │ │ │ │ vst4.8 {d24-d27}, [pc], r0 │ │ │ │ @ instruction: 0xf0c27080 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, fp, r0, asr #32 │ │ │ │ @ instruction: 0xf10d980c │ │ │ │ cmnlt r8, r0, lsr r8 │ │ │ │ andcs r4, r5, #1720320 @ 0x1a4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [ip], #512 @ 0x200 │ │ │ │ + ldcl 7, cr15, [r4], #512 @ 0x200 │ │ │ │ strmi r9, [r3], -ip, lsl #20 │ │ │ │ - bvs fe56c548 <__read_chk@plt+0xfe507174> │ │ │ │ + bvs fe56c4d8 <__read_chk@plt+0xfe507104> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0de4610 │ │ │ │ stmdals ip, {r0, r3, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ - blx ff6a0488 <__read_chk@plt+0xff63b0b4> │ │ │ │ + blx ff6a0418 <__read_chk@plt+0xff63b044> │ │ │ │ andcs r2, r1, #0, 6 │ │ │ │ @ instruction: 0xf8c94619 │ │ │ │ stmib sp, {r4, r5}^ │ │ │ │ andls r3, r0, #67108864 @ 0x4000000 │ │ │ │ stmdals ip, {r1, r9, sp} │ │ │ │ @ instruction: 0xffaef070 │ │ │ │ strmi r6, [r1], -r3, lsr #19 │ │ │ │ @@ -129900,70 +129872,70 @@ │ │ │ │ ldmdbmi r3, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ strtmi r6, [r0], -r3, lsr #19 │ │ │ │ @ instruction: 0x47984479 │ │ │ │ strbmi r6, [r9], -r3, lsr #19 │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ tstlt r3, fp, lsl #22 │ │ │ │ @ instruction: 0xf105a80b │ │ │ │ - @ instruction: 0xf073fd47 │ │ │ │ + @ instruction: 0xf073fcef │ │ │ │ strtmi pc, [r1], -r9, ror #25 │ │ │ │ @ instruction: 0xf073a809 │ │ │ │ vstrcs d15, [r1, #-660] @ 0xfffffd6c │ │ │ │ andcs fp, r0, #24, 30 @ 0x60 │ │ │ │ ldrtmi sp, [r8], -r3, lsl #2 │ │ │ │ - cdp 7, 7, cr15, cr12, cr0, {4} │ │ │ │ + cdp 7, 11, cr15, cr4, cr0, {4} │ │ │ │ strtmi r4, [fp], -r2, lsl #12 │ │ │ │ stmdage sl, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ strls r2, [r0, -r0, lsl #14] │ │ │ │ - blx fe7a03a0 <__read_chk@plt+0xfe73afcc> │ │ │ │ + blx fe7a0330 <__read_chk@plt+0xfe73af5c> │ │ │ │ ldrdne lr, [r9], -sp │ │ │ │ ldc2 0, cr15, [r8, #460]! @ 0x1cc │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ ldmdbmi pc!, {r3, r4, r6, ip, lr, pc} @ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ - mrrc 7, 8, pc, lr, cr0 @ │ │ │ │ + ldc 7, cr15, [r6], {128} @ 0x80 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0de9500 │ │ │ │ rsbscs pc, r8, sp, asr #16 │ │ │ │ - blx 620286 <__read_chk@plt+0x5baeb2> │ │ │ │ + blx 620216 <__read_chk@plt+0x5bae42> │ │ │ │ @ instruction: 0xf0734620 │ │ │ │ stmdage r7, {r0, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 202066a <__read_chk@plt+0x1fbb296> │ │ │ │ + blx a205fa <__read_chk@plt+0x9bb226> │ │ │ │ @ instruction: 0xf0d94638 │ │ │ │ @ instruction: 0x4640fd95 │ │ │ │ stc2l 0, cr15, [r8], #780 @ 0x30c │ │ │ │ - blmi bb6ae4 <__read_chk@plt+0xb51710> │ │ │ │ + blmi bb6a74 <__read_chk@plt+0xb516a0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 53e290 <__read_chk@plt+0x4d8ebc> │ │ │ │ + blls 53e220 <__read_chk@plt+0x4d8e4c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 120) │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf10d83f0 │ │ │ │ vst2.8 {d16-d17}, [pc :256], r0 │ │ │ │ strbmi r7, [r1], -r0, lsl #1 │ │ │ │ @ instruction: 0xff46f7fc │ │ │ │ stmdals ip, {r3, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf9dcf0c4 │ │ │ │ strb r9, [sl, -ip]! │ │ │ │ andcs r4, r5, #606208 @ 0x94000 │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - andcs lr, r4, #40, 24 @ 0x2800 │ │ │ │ + andcs lr, r4, #96, 24 @ 0x6000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf01f2005 │ │ │ │ rsbscs pc, r8, r9, lsl #22 │ │ │ │ - blx ff8a02f0 <__read_chk@plt+0xff83af1c> │ │ │ │ + blx ff8a0280 <__read_chk@plt+0xff83aeac> │ │ │ │ ldmdami lr, {r0, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf09b4478 │ │ │ │ rsbscs pc, r8, r9, lsl ip @ │ │ │ │ - blx ff6a0300 <__read_chk@plt+0xff63af2c> │ │ │ │ + blx ff6a0290 <__read_chk@plt+0xff63aebc> │ │ │ │ @ instruction: 0xf116a807 │ │ │ │ - stmdage r8, {r0, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdage r8, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [sl, #-868] @ 0xfffffc9c │ │ │ │ ldmdbmi r8, {r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7734479 │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ svcge 0x00084a16 │ │ │ │ stmib sp, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldrbtmi r0, [sl], #-4 │ │ │ │ @@ -129971,159 +129943,159 @@ │ │ │ │ stmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ stmdals r7, {} @ │ │ │ │ stc2l 0, cr15, [r8], {23} │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf780e7a0 │ │ │ │ - svclt 0x0000eb7c │ │ │ │ - eorseq sl, r3, sl, lsr #15 │ │ │ │ + svclt 0x0000ebb4 │ │ │ │ + eorseq sl, r3, sl, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r9, r6, lr, asr #8 │ │ │ │ - eoreq r5, ip, r6, asr ip │ │ │ │ - eoreq r5, ip, sl, asr #24 │ │ │ │ - andseq sp, r7, r0, lsr #5 │ │ │ │ - andseq sp, r7, r6, ror r2 │ │ │ │ - eorseq sl, r3, r4, ror #12 │ │ │ │ - mulseq r7, r8, r5 │ │ │ │ - @ instruction: 0x001691d0 │ │ │ │ - eoreq r5, ip, r0, asr #22 │ │ │ │ - andseq sp, r7, lr, lsr #3 │ │ │ │ + mulseq r6, r6, r3 │ │ │ │ + eoreq r5, ip, sl, asr fp │ │ │ │ + eoreq r5, ip, lr, asr #22 │ │ │ │ + @ instruction: 0x0017d1b4 │ │ │ │ + andseq sp, r7, sl, lsl #3 │ │ │ │ + ldrsbteq sl, [r3], -r4 │ │ │ │ + andseq sl, r7, ip, lsr #9 │ │ │ │ + andseq r9, r6, r8, lsl r1 │ │ │ │ + eoreq r5, ip, r4, asr #20 │ │ │ │ + andseq sp, r7, r2, asr #1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ ldcmi 0, cr11, [sp], #-556 @ 0xfffffdd4 │ │ │ │ ldmdbmi sp!, {r1, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0x4605447c │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ - blmi fb0718 <__read_chk@plt+0xf4b344> │ │ │ │ + blmi fb06a8 <__read_chk@plt+0xf4b2d4> │ │ │ │ ldmdbhi r6, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldmib sp, {r0, r1, r5, r6, r7, fp, ip, lr}^ │ │ │ │ ldmdavs fp, {r2, r4, sl, ip, sp, lr} │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ - blmi ea4f30 <__read_chk@plt+0xe3fb5c> │ │ │ │ + blmi ea4ec0 <__read_chk@plt+0xe3faec> │ │ │ │ andcs r9, r0, r6 │ │ │ │ andls r4, r8, fp, ror r4 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r6, fp, ip, lr} │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldrcc pc, [ip, #2257]! @ 0x8d1 │ │ │ │ ldmdavc r9, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ tstpeq r6, r1, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - blge 2803b4 <__read_chk@plt+0x21afe0> │ │ │ │ + blge 280344 <__read_chk@plt+0x21af70> │ │ │ │ movwls r9, #13312 @ 0x3400 │ │ │ │ - beq 92078c <__read_chk@plt+0x8bb3b8> │ │ │ │ - bleq 820790 <__read_chk@plt+0x7bb3bc> │ │ │ │ + beq 92071c <__read_chk@plt+0x8bb348> │ │ │ │ + bleq 820720 <__read_chk@plt+0x7bb34c> │ │ │ │ @ instruction: 0x4631463b │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ @ instruction: 0xf8cda008 │ │ │ │ @ instruction: 0xf0cdb004 │ │ │ │ strmi pc, [r4], -fp, asr #27 │ │ │ │ @ instruction: 0x4658b198 │ │ │ │ - blx ff3207d0 <__read_chk@plt+0xff2bb3fc> │ │ │ │ + blx 1d20760 <__read_chk@plt+0x1cbb38c> │ │ │ │ @ instruction: 0xf0d94650 │ │ │ │ - bmi a23704 <__read_chk@plt+0x9be330> │ │ │ │ + bmi a23694 <__read_chk@plt+0x9be2c0> │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d134 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ stmdals r7, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tstlt pc, r1, lsl #6 │ │ │ │ - blx fedbe490 <__read_chk@plt+0xfed590bc> │ │ │ │ + blx fedbe420 <__read_chk@plt+0xfed5904c> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ movwvc lr, #6605 @ 0x19cd │ │ │ │ strbmi sl, [r3], -r5, lsl #20 │ │ │ │ @ instruction: 0xf8cd4651 │ │ │ │ @ instruction: 0xf0169000 │ │ │ │ stmdacs r0, {r0, r2, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x9c06dad9 │ │ │ │ @ instruction: 0x2d00b9cc │ │ │ │ mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ - bvs febdb820 <__read_chk@plt+0xfeb7644c> │ │ │ │ + bvs febdb7b0 <__read_chk@plt+0xfeb763dc> │ │ │ │ tstle r2, #805306379 @ 0x3000000b │ │ │ │ @ instruction: 0x46284631 │ │ │ │ - stc2 1, cr15, [r6, #-72] @ 0xffffffb8 │ │ │ │ + stc2 1, cr15, [lr], #72 @ 0x48 │ │ │ │ @ instruction: 0xf890b168 │ │ │ │ @ instruction: 0x079b305e │ │ │ │ ldrtmi sp, [r0], -r9, lsl #10 │ │ │ │ @ instruction: 0xf94af0e8 │ │ │ │ strmi r4, [r1], -sl, lsl #20 │ │ │ │ strtmi r4, [r8], -r3, lsr #12 │ │ │ │ @ instruction: 0xf115447a │ │ │ │ - stcmi 13, cr15, [r8], {119} @ 0x77 │ │ │ │ + stcmi 13, cr15, [r8], {31} │ │ │ │ @ instruction: 0xe7ba447c │ │ │ │ - b ff8a2200 <__read_chk@plt+0xff83ce2c> │ │ │ │ - eorseq sl, r3, r4, ror r5 │ │ │ │ + bl 6a2190 <__read_chk@plt+0x63cdbc> │ │ │ │ + eorseq sl, r3, r4, ror #11 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r3, r0, asr r5 │ │ │ │ - eorseq sl, r3, r2, lsl #10 │ │ │ │ - andseq r6, r7, r0, ror #7 │ │ │ │ - eoreq r7, ip, r8, asr #10 │ │ │ │ + eorseq sl, r3, r0, asr #11 │ │ │ │ + eorseq sl, r3, r2, ror r5 │ │ │ │ + @ instruction: 0x001762f4 │ │ │ │ + eoreq r7, ip, ip, asr #8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec3b624 <__read_chk@plt+0xfebd6250> │ │ │ │ + bl fec3b5b4 <__read_chk@plt+0xfebd61e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 1f2834c <__read_chk@plt+0x1ec2f78> │ │ │ │ - blmi 1f50654 <__read_chk@plt+0x1eeb280> │ │ │ │ + bmi 1f282dc <__read_chk@plt+0x1ec2f08> │ │ │ │ + blmi 1f505e4 <__read_chk@plt+0x1eeb210> │ │ │ │ ldrbtmi r2, [sl], #-1280 @ 0xfffffb00 │ │ │ │ stmib sp, {r2, r9, sl, lr}^ │ │ │ │ strmi r5, [lr], -r4, lsl #10 │ │ │ │ andcs r9, r4, r6, lsl #10 │ │ │ │ ldmpl r3, {r0, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ svcmi 0x00754479 │ │ │ │ movwls r6, #30747 @ 0x781b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldc2 0, cr15, [lr, #1016] @ 0x3f8 │ │ │ │ + stc2l 0, cr15, [r6, #-1016] @ 0xfffffc08 │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ - bcs f5658 <__read_chk@plt+0x90284> │ │ │ │ + bcs f55e8 <__read_chk@plt+0x90214> │ │ │ │ addhi pc, r4, r0 │ │ │ │ - blcs 13e6b0 <__read_chk@plt+0xd92dc> │ │ │ │ + blcs 13e640 <__read_chk@plt+0xd926c> │ │ │ │ cdpcs 13, 0, cr13, cr0, cr7, {2} │ │ │ │ adcshi pc, r7, r0 │ │ │ │ andcs r4, r5, #108, 18 @ 0x1b0000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - bl 7a2278 <__read_chk@plt+0x73cea4> │ │ │ │ + bl 15a2208 <__read_chk@plt+0x153ce34> │ │ │ │ ldrdcc pc, [r0], #132 @ 0x84 │ │ │ │ ldmvs fp, {r0, r1, r8, ip, sp, pc} │ │ │ │ vst1.16 {d20-d21}, [pc :128], r8 │ │ │ │ poppl {r5, r7, r8, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ strdls r3, [r0], -pc @ │ │ │ │ - bvs fed75d34 <__read_chk@plt+0xfed10960> │ │ │ │ + bvs fed75cc4 <__read_chk@plt+0xfed108f0> │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ - ldc 7, cr15, [ip, #-512] @ 0xfffffe00 │ │ │ │ + ldcl 7, cr15, [r4, #-512] @ 0xfffffe00 │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ strtmi r2, [r8], -r0, lsl #14 │ │ │ │ svcvc 0x00fff883 │ │ │ │ - @ instruction: 0xff0cf11e │ │ │ │ + mrc2 1, 5, pc, cr4, cr14, {0} │ │ │ │ @ instruction: 0x4603495e │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ movwls r4, #21625 @ 0x5479 │ │ │ │ - b fff222bc <__read_chk@plt+0xffebcee8> │ │ │ │ + bl d2224c <__read_chk@plt+0xcbce78> │ │ │ │ ldrdcc pc, [r0], #132 @ 0x84 │ │ │ │ ldmvs fp, {r0, r1, r8, ip, sp, pc} │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ movwls r4, #4512 @ 0x11a0 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ - ldcl 7, cr15, [lr], #512 @ 0x200 │ │ │ │ + ldc 7, cr15, [r6, #-512]! @ 0xfffffe00 │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ strtmi r2, [r8], -r0, lsl #4 │ │ │ │ svccs 0x00fff883 │ │ │ │ - mcr2 1, 7, pc, cr14, cr14, {0} @ │ │ │ │ + mrc2 1, 4, pc, cr6, cr14, {0} │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ - bcs 108508 <__read_chk@plt+0xa3134> │ │ │ │ + bcs 108498 <__read_chk@plt+0xa30c4> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, ip, lr, pc} │ │ │ │ - blcs 10f908 <__read_chk@plt+0xaa534> │ │ │ │ + blcs 10f898 <__read_chk@plt+0xaa4c4> │ │ │ │ movwcs sp, #3382 @ 0xd36 │ │ │ │ ldmdavs r3, {r0, r1, r4, r6, sp, lr} │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ - bcs 11b9c8 <__read_chk@plt+0xb65f4> │ │ │ │ + bcs 11b958 <__read_chk@plt+0xb6584> │ │ │ │ ldmdbvs r3, {r0, r1, r3, r6, ip, lr, pc} │ │ │ │ suble r2, r8, r0, lsl #22 │ │ │ │ addmi r6, sl, #73728 @ 0x12000 │ │ │ │ @ instruction: 0xf853db45 │ │ │ │ andcs r7, r0, #33 @ 0x21 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ @ instruction: 0xf0df4639 │ │ │ │ @@ -130136,83 +130108,83 @@ │ │ │ │ andls r0, r1, #188 @ 0xbc │ │ │ │ strls r2, [r0, #-512] @ 0xfffffe00 │ │ │ │ mrc2 7, 6, pc, cr8, cr15, {7} │ │ │ │ teqle fp, r0, lsl #16 │ │ │ │ ldrdcs pc, [r0], #132 @ 0x84 │ │ │ │ ldmib r2, {r1, r4, r6, r8, ip, sp, pc}^ │ │ │ │ movwcc r3, #4353 @ 0x1101 │ │ │ │ - ble 234f88 <__read_chk@plt+0x1cfbb4> │ │ │ │ + ble 234f18 <__read_chk@plt+0x1cfb44> │ │ │ │ subsvs r6, r3, r1, lsl r8 │ │ │ │ eorne pc, r3, r1, asr r8 @ │ │ │ │ @ instruction: 0xdcd02900 │ │ │ │ - blls 1ed570 <__read_chk@plt+0x18819c> │ │ │ │ + blls 1ed500 <__read_chk@plt+0x18812c> │ │ │ │ stmdage r4, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 19a098a <__read_chk@plt+0x193b5b6> │ │ │ │ + blx 3a091a <__read_chk@plt+0x33b546> │ │ │ │ tstlt r3, r5, lsl #22 │ │ │ │ @ instruction: 0xf105a805 │ │ │ │ - blls 2a32f4 <__read_chk@plt+0x23df20> │ │ │ │ + blls 2a3124 <__read_chk@plt+0x23dd50> │ │ │ │ stmdage r6, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx 172099e <__read_chk@plt+0x16bb5ca> │ │ │ │ - blmi 976e2c <__read_chk@plt+0x911a58> │ │ │ │ + blx 12092e <__read_chk@plt+0xbb55a> │ │ │ │ + blmi 976dbc <__read_chk@plt+0x9119e8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2be5fc <__read_chk@plt+0x259228> │ │ │ │ + blls 2be58c <__read_chk@plt+0x2591b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r7, r0, lsl #6 │ │ │ │ andlt r4, r9, r0, lsr #12 │ │ │ │ strdcs fp, [r0, -r0] │ │ │ │ @ instruction: 0xf8d42200 │ │ │ │ @ instruction: 0x460f00bc │ │ │ │ - blx ff3a092e <__read_chk@plt+0xff33b55a> │ │ │ │ + blx ff3a08be <__read_chk@plt+0xff33b4ea> │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ ldmdbmi lr, {r1, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 1ea23c0 <__read_chk@plt+0x1e3cfec> │ │ │ │ + b feca2350 <__read_chk@plt+0xfec3cf7c> │ │ │ │ sbcle r2, r3, r0, lsl #16 │ │ │ │ stmdblt fp, {r0, r1, fp, ip, sp, lr} │ │ │ │ strb r2, [lr, r0, lsl #8] │ │ │ │ andcs r4, r7, #3145728 @ 0x300000 │ │ │ │ andcs r2, r5, r4, lsl #2 │ │ │ │ @ instruction: 0xf952f01f │ │ │ │ ldmdbmi r6, {r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7804479 │ │ │ │ - @ instruction: 0xf8d4ea64 │ │ │ │ + @ instruction: 0xf8d4ea9c │ │ │ │ cmnlt fp, r0, asr #1 │ │ │ │ - bmi 43e85c <__read_chk@plt+0x3d9488> │ │ │ │ + bmi 43e7ec <__read_chk@plt+0x3d9418> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andcs r5, r1, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ strdls r3, [r0], -pc @ │ │ │ │ @ instruction: 0xf7804628 │ │ │ │ - strb lr, [r9, -r8, ror #24] │ │ │ │ + strb lr, [r9, -r0, lsr #25] │ │ │ │ @ instruction: 0xe7f04633 │ │ │ │ - ldmib r6, {r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sl, r3, r2, asr r4 │ │ │ │ + b 4a23a0 <__read_chk@plt+0x43cfcc> │ │ │ │ + eorseq sl, r3, r2, asr #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sp, r7, r4, lsr r0 │ │ │ │ - eorseq sl, r3, ip, lsr #8 │ │ │ │ - andseq sp, r7, r6, lsl r0 │ │ │ │ + andseq ip, r7, r8, asr #30 │ │ │ │ + mlaseq r3, ip, r4, sl │ │ │ │ + andseq ip, r7, sl, lsr #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sp, r7, r4, lsr r0 │ │ │ │ - ldrshteq sl, [r3], -r8 │ │ │ │ - andseq ip, r7, r2, asr #30 │ │ │ │ - andseq ip, r7, r0, ror #29 │ │ │ │ + andseq ip, r7, r8, asr #30 │ │ │ │ + eorseq sl, r3, r8, ror #6 │ │ │ │ + andseq ip, r7, r6, asr lr │ │ │ │ + @ instruction: 0x0017cdf4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec3b840 <__read_chk@plt+0xfebd646c> │ │ │ │ + bl fec3b7d0 <__read_chk@plt+0xfebd63fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 13e8608 <__read_chk@plt+0x1383234> │ │ │ │ + blmi 13e8598 <__read_chk@plt+0x13831c4> │ │ │ │ ldrbtmi r4, [fp], #-2636 @ 0xfffff5b4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - blx ffba079a <__read_chk@plt+0xffb3b3c6> │ │ │ │ + blx ffba072a <__read_chk@plt+0xffb3b356> │ │ │ │ tstlt r8, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xf506202c │ │ │ │ @ instruction: 0xf1055580 │ │ │ │ - @ instruction: 0x4604fc5f │ │ │ │ + strmi pc, [r4], -r7, lsl #24 │ │ │ │ @ instruction: 0xf9f8f026 │ │ │ │ @ instruction: 0xf8d560a0 │ │ │ │ biclt r0, r8, ip, asr #27 │ │ │ │ ldclne 8, cr15, [r8, #852]! @ 0x354 │ │ │ │ @ instruction: 0xf0f9b1b1 │ │ │ │ rscvs pc, r0, r5, ror lr @ │ │ │ │ mcr2 0, 5, pc, cr2, cr9, {7} @ │ │ │ │ @@ -130254,69 +130226,69 @@ │ │ │ │ teqlt r0, r1, lsl #12 │ │ │ │ orrpl pc, r0, #20971520 @ 0x1400000 │ │ │ │ @ instruction: 0xb1116899 │ │ │ │ mcr2 0, 1, pc, cr4, cr9, {7} @ │ │ │ │ @ instruction: 0xf8d54601 │ │ │ │ rsbvs r0, r1, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xb1284601 │ │ │ │ - blne f22a88 <__read_chk@plt+0xebd6b4> │ │ │ │ + blne f22a18 <__read_chk@plt+0xebd644> │ │ │ │ @ instruction: 0xf0f9b111 │ │ │ │ @ instruction: 0x4601fe19 │ │ │ │ - bleq 1a22a94 <__read_chk@plt+0x19bd6c0> │ │ │ │ + bleq 1a22a24 <__read_chk@plt+0x19bd650> │ │ │ │ strmi r6, [r1], -r1, lsr #32 │ │ │ │ @ instruction: 0xf8d5b128 │ │ │ │ @ instruction: 0xb1111b90 │ │ │ │ mcr2 0, 0, pc, cr14, cr9, {7} @ │ │ │ │ @ instruction: 0xf8d64601 │ │ │ │ rsbvs r0, r1, ip, lsl #1 │ │ │ │ adcle r2, r3, r0, lsl #16 │ │ │ │ ldrsbtne pc, [r8], r6 @ │ │ │ │ addsle r2, pc, r0, lsl #18 │ │ │ │ mcr2 0, 0, pc, cr2, cr9, {7} @ │ │ │ │ strtmi r6, [r0], -r0, lsr #5 │ │ │ │ @ instruction: 0xf104bd70 │ │ │ │ @ instruction: 0xf0f9000c │ │ │ │ usad8 r9, r9, lr │ │ │ │ - eorseq sl, r3, sl, lsr r2 │ │ │ │ + eorseq sl, r3, sl, lsr #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec3b988 <__read_chk@plt+0xfebd65b4> │ │ │ │ + bl fec3b918 <__read_chk@plt+0xfebd6544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r0, -r0] │ │ │ │ adcscs r4, r4, #6291456 @ 0x600000 │ │ │ │ @ instruction: 0xf77f4c7b │ │ │ │ - blmi 1fe00dc <__read_chk@plt+0x1f7ad08> │ │ │ │ + blmi 1fe014c <__read_chk@plt+0x1f7ad78> │ │ │ │ ldrbtmi r4, [ip], #-2683 @ 0xfffff585 │ │ │ │ adcsvs r4, r2, sl, ror r4 │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ cmppcs r0, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r1, r4, r5, r6, r7, r9, sp, lr}^ │ │ │ │ teqvs r3, #1024 @ 0x400 │ │ │ │ @ instruction: 0xff3cf7ff │ │ │ │ ldrtvs r6, [r0], #-2091 @ 0xfffff7d5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldmdaeq ip!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - stc2 7, cr15, [r0, #-624] @ 0xfffffd90 │ │ │ │ + ldc2l 7, cr15, [lr], #624 @ 0x270 │ │ │ │ adcsvs r4, r0, #1802240 @ 0x1b8000 │ │ │ │ - bmi 1cb7594 <__read_chk@plt+0x1c521c0> │ │ │ │ + bmi 1cb7524 <__read_chk@plt+0x1c52150> │ │ │ │ ldrbtmi r5, [sl], #-2145 @ 0xfffff79f │ │ │ │ andsne lr, r4, #3244032 @ 0x318000 │ │ │ │ stmdbmi lr!, {r0, r2, r3, r5, r6, r9, fp, lr}^ │ │ │ │ ldrvs r5, [r3, #2275]! @ 0x8e3 │ │ │ │ ldrbvs r4, [r1, #1145]! @ 0x479 │ │ │ │ stmiapl r2!, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf5036632 │ │ │ │ - bmi 1b794fc <__read_chk@plt+0x1b14128> │ │ │ │ + bmi 1b7948c <__read_chk@plt+0x1b140b8> │ │ │ │ @ instruction: 0x6672447a │ │ │ │ @ instruction: 0xf8d34a69 │ │ │ │ ldrbtmi r1, [sl], #-920 @ 0xfffffc68 │ │ │ │ - bmi 1afe4d4 <__read_chk@plt+0x1a99100> │ │ │ │ + bmi 1afe464 <__read_chk@plt+0x1a99090> │ │ │ │ ldrbtmi r6, [sl], #-1137 @ 0xfffffb8f │ │ │ │ addcs pc, r8, r6, asr #17 │ │ │ │ stmiapl r2!, {r1, r2, r5, r6, r9, fp, lr} │ │ │ │ addcs pc, ip, r6, asr #17 │ │ │ │ stmiapl r2!, {r0, r2, r5, r6, r9, fp, lr} │ │ │ │ addscs pc, r8, r6, asr #17 │ │ │ │ stmiapl r2!, {r2, r5, r6, r9, fp, lr} │ │ │ │ @@ -130351,44 +130323,44 @@ │ │ │ │ streq lr, [ip], #-2628 @ 0xfffff5bc │ │ │ │ vstmiacs r1, {s29-s107} │ │ │ │ stcpl 4, cr15, [r0], {12} │ │ │ │ addsne lr, r0, #270336 @ 0x42000 │ │ │ │ streq lr, [ip], #-2628 @ 0xfffff5bc │ │ │ │ @ instruction: 0xf00e0280 │ │ │ │ @ instruction: 0xf4005e00 │ │ │ │ - b 11f88b8 <__read_chk@plt+0x11934e4> │ │ │ │ + b 11f8848 <__read_chk@plt+0x1193474> │ │ │ │ subeq r0, r9, #234881024 @ 0xe000000 │ │ │ │ vst2.8 {d4-d7}, [r1], r4 │ │ │ │ @ instruction: 0xf8934100 │ │ │ │ movwmi ip, #49439 @ 0xc11f │ │ │ │ msrne CPSR_, r3 @ │ │ │ │ @ instruction: 0xf89307d2 │ │ │ │ - b 14a4d60 <__read_chk@plt+0x143f98c> │ │ │ │ + b 14a4cf0 <__read_chk@plt+0x143f91c> │ │ │ │ @ instruction: 0xf40c2c8c │ │ │ │ - b 14b7adc <__read_chk@plt+0x1452708> │ │ │ │ - b 11f0fe4 <__read_chk@plt+0x118bc10> │ │ │ │ + b 14b7a6c <__read_chk@plt+0x1452698> │ │ │ │ + b 11f0f74 <__read_chk@plt+0x118bba0> │ │ │ │ vst3.8 {d0-d2}, [r1], ip │ │ │ │ - b 11f0ce8 <__read_chk@plt+0x118b914> │ │ │ │ + b 11f0c78 <__read_chk@plt+0x118b8a4> │ │ │ │ @ instruction: 0xf8930401 │ │ │ │ - b 14a8cf0 <__read_chk@plt+0x144391c> │ │ │ │ - b 14bb8f4 <__read_chk@plt+0x1456520> │ │ │ │ + b 14a8c80 <__read_chk@plt+0x14438ac> │ │ │ │ + b 14bb884 <__read_chk@plt+0x14564b0> │ │ │ │ @ instruction: 0xf00140c0 │ │ │ │ vst4.8 {d0,d2,d4,d6}, [ip :256], r0 │ │ │ │ - blx fed27900 <__read_chk@plt+0xfecc252c> │ │ │ │ - b 1220f08 <__read_chk@plt+0x11bbb34> │ │ │ │ + blx fed27890 <__read_chk@plt+0xfecc24bc> │ │ │ │ + b 1220e98 <__read_chk@plt+0x11bbac4> │ │ │ │ @ instruction: 0xf000040c │ │ │ │ - b 14c0b0c <__read_chk@plt+0x145b738> │ │ │ │ - b 11e8e54 <__read_chk@plt+0x1183a80> │ │ │ │ - b 11e5914 <__read_chk@plt+0x1180540> │ │ │ │ + b 14c0a9c <__read_chk@plt+0x145b6c8> │ │ │ │ + b 11e8de4 <__read_chk@plt+0x1183a10> │ │ │ │ + b 11e58a4 <__read_chk@plt+0x11804d0> │ │ │ │ svclt 0x004874c1 │ │ │ │ streq pc, [r0], #68 @ 0x44 │ │ │ │ @ instruction: 0xf8d3d521 │ │ │ │ @ instruction: 0xb1d80394 │ │ │ │ ldrbtmi r4, [r9], #-2345 @ 0xfffff6d7 │ │ │ │ - blx ff7a0d12 <__read_chk@plt+0xff73b93e> │ │ │ │ + blx ff7a0ca2 <__read_chk@plt+0xff73b8ce> │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ stmdbeq r0, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d30400 │ │ │ │ movwmi r2, #17876 @ 0x45d4 │ │ │ │ @ instruction: 0xf50264b4 │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @@ -130396,24 +130368,24 @@ │ │ │ │ strcs pc, [r0], #-1092 @ 0xfffffbbc │ │ │ │ ldrtvs r6, [r4], #242 @ 0xf2 │ │ │ │ addscc pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldcllt 1, cr6, [r0, #-204]! @ 0xffffff34 │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf8d3e7eb │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ - bcs ee73c <__read_chk@plt+0x89368> │ │ │ │ + bcs ee6cc <__read_chk@plt+0x892f8> │ │ │ │ ldmdavs r2, {r0, r1, r2, r4, r6, r7, ip, lr, pc} │ │ │ │ sbcsle r2, r4, r0, lsl #20 │ │ │ │ - bcc 1029c0 <__read_chk@plt+0x9d5ec> │ │ │ │ + bcc 102950 <__read_chk@plt+0x9d57c> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ strbne lr, [r2], #2628 @ 0xa44 │ │ │ │ svclt 0x0000e7cd │ │ │ │ - eorseq sl, r3, r6, ror #1 │ │ │ │ + eorseq sl, r3, r6, asr r1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, r6, ip, lsl r2 │ │ │ │ + andseq ip, r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ @ instruction: 0xffffc89b │ │ │ │ andeq r1, r0, ip, ror r6 │ │ │ │ @ instruction: 0xffffc889 │ │ │ │ @ instruction: 0xffffc84d │ │ │ │ @ instruction: 0xffffc703 │ │ │ │ @@ -130421,17 +130393,17 @@ │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r1, r0, r8, asr r7 │ │ │ │ andeq r0, r0, ip, lsr #31 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - andseq r9, r6, lr, asr #28 │ │ │ │ + mulseq r6, r6, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec3bbd8 <__read_chk@plt+0xfebd6804> │ │ │ │ + bl fec3bb68 <__read_chk@plt+0xfebd6794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ stmvs r3, {r2, r6, ip, lr, pc} │ │ │ │ andcc fp, r8, fp, lsl r1 │ │ │ │ ldc2l 0, cr15, [ip], {249} @ 0xf9 │ │ │ │ stmdbvs r3, {r5, fp, sp, lr} │ │ │ │ @@ -130445,43 +130417,43 @@ │ │ │ │ stc2l 0, cr15, [sl], {249} @ 0xf9 │ │ │ │ stmibvs r3, {r5, fp, sp, lr} │ │ │ │ andscc fp, r8, fp, lsl r1 │ │ │ │ stc2l 0, cr15, [r4], {249} @ 0xf9 │ │ │ │ stmibvs r3, {r5, fp, sp, lr}^ │ │ │ │ andscc fp, ip, fp, lsl r1 │ │ │ │ ldc2 0, cr15, [lr], #996 @ 0x3e4 │ │ │ │ - bvs 1beab0 <__read_chk@plt+0x1596dc> │ │ │ │ + bvs 1bea40 <__read_chk@plt+0x15966c> │ │ │ │ eorcc fp, r0, fp, lsl r1 │ │ │ │ ldc2 0, cr15, [r8], #996 @ 0x3e4 │ │ │ │ - bvs 11beabc <__read_chk@plt+0x11596e8> │ │ │ │ + bvs 11bea4c <__read_chk@plt+0x1159678> │ │ │ │ eorcc fp, r4, fp, lsl r1 │ │ │ │ ldc2 0, cr15, [r2], #996 @ 0x3e4 │ │ │ │ stmdavs r3, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0f9b113 │ │ │ │ stmdavs r0!, {r0, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #16 │ │ │ │ @ instruction: 0xf0f93004 │ │ │ │ stmdavs r0!, {r0, r1, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #21 │ │ │ │ @ instruction: 0xf0f93028 │ │ │ │ strtmi pc, [r0], -r1, lsr #25 │ │ │ │ - @ instruction: 0xf8e6f105 │ │ │ │ + @ instruction: 0xf88ef105 │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ svclt 0x0000bd10 │ │ │ │ ldrlt fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ strmi r6, [r4], -r3, lsl #24 │ │ │ │ subcc fp, r0, r3, lsl r1 │ │ │ │ @ instruction: 0xffa0f7ff │ │ │ │ @ instruction: 0xb12b6aa3 │ │ │ │ eoreq pc, r8, r4, lsl #2 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stmialt ip, {r0, r2, r8, ip, sp, lr, pc}^ │ │ │ │ + ldmdalt r4!, {r0, r2, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0000f8cc │ │ │ │ adcslt r4, r7, r8, ror sp │ │ │ │ @ instruction: 0x469b4c78 │ │ │ │ @@ -130493,15 +130465,15 @@ │ │ │ │ ldrtls r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @ instruction: 0xf8564614 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7ffa5d4 │ │ │ │ - blmi 1ca4414 <__read_chk@plt+0x1c3f040> │ │ │ │ + blmi 1ca43a4 <__read_chk@plt+0x1c3efd0> │ │ │ │ ldrbtmi r4, [sl], #-2670 @ 0xfffff592 │ │ │ │ @ instruction: 0x932058f3 │ │ │ │ ldmpl r3!, {r0, r2, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf8da932e │ │ │ │ @ instruction: 0xf8cd3dfc │ │ │ │ eorls fp, r5, #196 @ 0xc4 │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @@ -130521,17 +130493,17 @@ │ │ │ │ tstls r0, #4096 @ 0x1000 │ │ │ │ @ instruction: 0xf5064620 │ │ │ │ @ instruction: 0xf89d5c40 │ │ │ │ ldmdbvs r2!, {r2, r3, r5, r6, ip} │ │ │ │ @ instruction: 0xf0212400 │ │ │ │ @ instruction: 0xf89c0107 │ │ │ │ @ instruction: 0xf89c312e │ │ │ │ - blx 1d5010 <__read_chk@plt+0x16fc3c> │ │ │ │ + blx 1d4fa0 <__read_chk@plt+0x16fbcc> │ │ │ │ @ instruction: 0xf003f30a │ │ │ │ - b 11a5770 <__read_chk@plt+0x114039c> │ │ │ │ + b 11a5700 <__read_chk@plt+0x114032c> │ │ │ │ movwmi r1, #46044 @ 0xb3dc │ │ │ │ ldrsbtne pc, [ip], r6 @ │ │ │ │ strmi lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ strge lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf88d9401 │ │ │ │ @ instruction: 0xf106306c │ │ │ │ @ instruction: 0xf8d603c5 │ │ │ │ @@ -130546,81 +130518,81 @@ │ │ │ │ stmibvs r3, {r0, r1, r2, fp, ip, pc} │ │ │ │ rsble r2, r2, r0, lsl #26 │ │ │ │ ldrmi r4, [r8, r9, lsr #12] │ │ │ │ @ instruction: 0xf0434648 │ │ │ │ @ instruction: 0x4605fe5b │ │ │ │ strble r0, [r9], #-1667 @ 0xfffff97d │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blx 1aa0c3c <__read_chk@plt+0x1a3b868> │ │ │ │ + blx 1aa0bcc <__read_chk@plt+0x1a3b7f8> │ │ │ │ mrc2 0, 7, pc, cr4, cr13, {0} │ │ │ │ ldreq pc, [r2, #-21]! @ 0xffffffeb │ │ │ │ @ instruction: 0xf10dd142 │ │ │ │ stmdals r7, {r0, r1, r3, r4, r9, sl} │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ - blx ff7a0f56 <__read_chk@plt+0xff73bb82> │ │ │ │ + blx ff7a0ee6 <__read_chk@plt+0xff73bb12> │ │ │ │ ldrtmi r9, [r0], -r7, lsl #18 │ │ │ │ stmdbvs fp, {r0, r8, sl, ip, sp}^ │ │ │ │ @ instruction: 0x46044798 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf1054628 │ │ │ │ - @ instruction: 0x4622f99b │ │ │ │ + strtmi pc, [r2], -r3, asr #18 │ │ │ │ eorsvs r4, r8, r5, lsl #12 │ │ │ │ stmdals r7, {r0, r5, r9, sl, lr} │ │ │ │ - blx ff320f7a <__read_chk@plt+0xff2bbba6> │ │ │ │ + blx ff320f0a <__read_chk@plt+0xff2bbb36> │ │ │ │ @ instruction: 0xf89de003 │ │ │ │ @ instruction: 0xf805301b │ │ │ │ stmdbls r7, {r0, r8, r9, fp, ip, sp} │ │ │ │ stmdbvs fp, {r4, r5, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0x4604d1f5 │ │ │ │ - blls 700cbc <__read_chk@plt+0x69b8e8> │ │ │ │ + blls 700c4c <__read_chk@plt+0x69b878> │ │ │ │ ldmdage r8, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ mrc2 7, 6, pc, cr6, cr15, {7} │ │ │ │ tstlt r3, r2, lsl fp │ │ │ │ - @ instruction: 0xf105a812 │ │ │ │ - stmdage r7, {r0, r2, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf104a812 │ │ │ │ + stmdage r7, {r0, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcr2 0, 6, pc, cr10, cr13, {6} @ │ │ │ │ - blmi 7374b4 <__read_chk@plt+0x6d20e0> │ │ │ │ + blmi 737444 <__read_chk@plt+0x6d2070> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls e3eca8 <__read_chk@plt+0xdd98d4> │ │ │ │ + blls e3ec38 <__read_chk@plt+0xdd9864> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1250300 │ │ │ │ eorslt r4, r7, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf86ef01e │ │ │ │ andcs r4, r5, #24, 18 @ 0x60000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0026f77f │ │ │ │ - blx d210de <__read_chk@plt+0xcbbd0a> │ │ │ │ + svc 0x005ef77f │ │ │ │ + blx ff72106c <__read_chk@plt+0xff6bbc98> │ │ │ │ ldrb r4, [r8, r4, lsl #12] │ │ │ │ ldmpl r3!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x4613e751 │ │ │ │ ldcmi 7, cr14, [r3, #-364] @ 0xfffffe94 │ │ │ │ @ instruction: 0xe799447d │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - @ instruction: 0xf11eef16 │ │ │ │ - ldmdbmi r0, {r0, r1, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf11eef4e │ │ │ │ + ldmdbmi r0, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ @ instruction: 0xf0fe4479 │ │ │ │ - @ instruction: 0xe7cff97f │ │ │ │ - mrc 7, 4, APSR_nzcv, cr2, cr15, {3} │ │ │ │ - eorseq r9, r3, r8, asr #27 │ │ │ │ + strb pc, [pc, r7, lsr #18] @ │ │ │ │ + mcr 7, 6, pc, cr10, cr15, {3} @ │ │ │ │ + eorseq r9, r3, r8, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r9, [r3], -lr │ │ │ │ + eorseq r9, r3, lr, lsr #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ @ instruction: 0xffffc453 │ │ │ │ andeq r0, r0, ip, asr #15 │ │ │ │ - eorseq r9, r3, ip, asr #24 │ │ │ │ - andseq ip, r7, lr, ror #17 │ │ │ │ + ldrhteq r9, [r3], -ip │ │ │ │ + andseq ip, r7, r2, lsl #16 │ │ │ │ andeq r1, r0, r8, lsr #1 │ │ │ │ - eoreq r6, ip, ip, asr #25 │ │ │ │ - andseq r9, r6, r0, ror #5 │ │ │ │ - mulseq r7, r0, r8 │ │ │ │ + ldrdeq r6, [ip], -r0 @ │ │ │ │ + andseq r9, r6, r8, lsr #4 │ │ │ │ + andseq ip, r7, r4, lsr #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ ldrbeq pc, [r0], -ip, asr #17 @ │ │ │ │ @ instruction: 0x2724f8df │ │ │ │ @@ -130634,27 +130606,27 @@ │ │ │ │ ldmpl r3, {r2, r8, r9, sl, ip, sp}^ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2708f8df │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f603b │ │ │ │ @ instruction: 0xf8c50300 │ │ │ │ andls r8, r6, r0 │ │ │ │ - blne 17227b4 <__read_chk@plt+0x16bd3e0> │ │ │ │ + blne 1722744 <__read_chk@plt+0x16bd370> │ │ │ │ stmdbeq r8, {r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf856460f │ │ │ │ strbmi sl, [r9], -r2 │ │ │ │ andhi pc, r0, fp, asr #17 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbpl pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ cdp2 0, 4, cr15, cr12, cr14, {6} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 2857b8 <__read_chk@plt+0x2203e4> │ │ │ │ - bcs 1fc2dbc <__read_chk@plt+0x1f5d9e8> │ │ │ │ + blls 285748 <__read_chk@plt+0x220374> │ │ │ │ + bcs 1fc2d4c <__read_chk@plt+0x1f5d978> │ │ │ │ ldmdavc sl, {r0, r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0xf0402a7d │ │ │ │ @ instruction: 0xf10d820b │ │ │ │ @ instruction: 0xf1ab0b48 │ │ │ │ movwls r0, #29460 @ 0x7314 │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ @@ -130688,40 +130660,40 @@ │ │ │ │ @ instruction: 0xf5035580 │ │ │ │ ldrtmi r5, [r8], -r0, asr #24 │ │ │ │ biccc r6, r5, #536870915 @ 0x20000003 │ │ │ │ ldccs 8, cr15, [r5], #332 @ 0x14c │ │ │ │ msrne CPSR_fsx, ip @ │ │ │ │ msrgt CPSR_fs, ip @ │ │ │ │ @ instruction: 0xf0010049 │ │ │ │ - b 1125204 <__read_chk@plt+0x10bfe30> │ │ │ │ + b 1125194 <__read_chk@plt+0x10bfdc0> │ │ │ │ @ instruction: 0xf8531edc │ │ │ │ @ instruction: 0xf04f1c09 │ │ │ │ @ instruction: 0xf8cd0c00 │ │ │ │ stmib sp, {r3, pc}^ │ │ │ │ @ instruction: 0xf8cdcc04 │ │ │ │ @ instruction: 0xf8cdc00c │ │ │ │ @ instruction: 0xf896c004 │ │ │ │ @ instruction: 0xf853c04c │ │ │ │ @ instruction: 0xf02c7c05 │ │ │ │ - b 1467e40 <__read_chk@plt+0x1402a6c> │ │ │ │ + b 1467dd0 <__read_chk@plt+0x14029fc> │ │ │ │ @ instruction: 0xf8860c0c │ │ │ │ strls ip, [r0, -ip, asr #32] │ │ │ │ - blx ff7a0ecc <__read_chk@plt+0xff73baf8> │ │ │ │ + blx ff7a0e5c <__read_chk@plt+0xff73ba88> │ │ │ │ @ instruction: 0xf8d56070 │ │ │ │ teqlt r0, ip, ror r3 │ │ │ │ @ instruction: 0xf0eb4649 │ │ │ │ strmi pc, [r6], -r7, lsl #30 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ andcs r8, r6, #240, 2 @ 0x3c │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ mrc2 0, 5, pc, cr10, cr13, {6} │ │ │ │ rsbne pc, r8, #164, 12 @ 0xa400000 │ │ │ │ stmdacs r0, {r4, sp, lr} │ │ │ │ andhi pc, r5, #0 │ │ │ │ - blx 3211da <__read_chk@plt+0x2bbe06> │ │ │ │ + blx 32116a <__read_chk@plt+0x2bbd96> │ │ │ │ cmppne r4, #164, 12 @ p-variant is OBSOLETE @ 0xa400000 │ │ │ │ andsvs r2, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xf0f84648 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mrshi pc, (UNDEF: 72) @ │ │ │ │ msrne SPSR_s, #164, 12 @ 0xa400000 │ │ │ │ ldmdavs r9, {r1, r3, r8, sl, fp, sp, pc} │ │ │ │ @@ -130736,37 +130708,37 @@ │ │ │ │ stmdavs r8!, {r2, r3, r4, r6, r8, r9, ip} │ │ │ │ @ instruction: 0xf0726819 │ │ │ │ pkhtbmi pc, r0, r3, asr #30 @ │ │ │ │ subsle r2, r0, r0, lsl #16 │ │ │ │ ldrbne pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi sl, [r9], #-3948 @ 0xfffff094 │ │ │ │ - ldcl 7, cr15, [r8, #508]! @ 0x1fc │ │ │ │ + mrc 7, 1, APSR_nzcv, cr0, cr15, {3} │ │ │ │ mvnsvs pc, #1325400064 @ 0x4f000000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ stmdaeq r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf7804638 │ │ │ │ - ldrtmi lr, [r8], -r4, lsl #16 │ │ │ │ + @ instruction: 0x4638e83c │ │ │ │ @ instruction: 0xf8042200 │ │ │ │ @ instruction: 0xf11e2c09 │ │ │ │ - @ instruction: 0xf6a4f9f5 │ │ │ │ + @ instruction: 0xf6a4f99d │ │ │ │ strmi r1, [r1], r4, ror #6 │ │ │ │ @ instruction: 0xf0726818 │ │ │ │ ldmdavs r0!, {r0, r1, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ stc2 0, cr15, [r4, #-456]! @ 0xfffffe38 │ │ │ │ @ instruction: 0xf0dd1f28 │ │ │ │ @ instruction: 0xf6a4fd6b │ │ │ │ ldcvs 3, cr1, [fp], {84} @ 0x54 │ │ │ │ @ instruction: 0xf10bb11b │ │ │ │ @ instruction: 0xf7ff002c │ │ │ │ @ instruction: 0xf6a4fd67 │ │ │ │ - bvs fe9aa058 <__read_chk@plt+0xfe944c84> │ │ │ │ + bvs fe9a9fe8 <__read_chk@plt+0xfe944c14> │ │ │ │ @ instruction: 0xf10bb11b │ │ │ │ cps #20 │ │ │ │ - @ instruction: 0xf1a5fe93 │ │ │ │ + @ instruction: 0xf1a5fe3b │ │ │ │ @ instruction: 0xf0dd0008 │ │ │ │ @ instruction: 0xf8dffd57 │ │ │ │ @ instruction: 0xf50d2510 │ │ │ │ @ instruction: 0xf8df51cc │ │ │ │ smlattcc r4, ip, r4, r3 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @@ -130814,133 +130786,133 @@ │ │ │ │ ldmdavs r9, {r3, r5, fp, sp, lr} │ │ │ │ mrc2 0, 5, pc, cr8, cr2, {3} │ │ │ │ @ instruction: 0xb1b84681 │ │ │ │ ldrbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldmvc r8, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - @ instruction: 0xf44fed5e │ │ │ │ + @ instruction: 0xf44fed96 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ andcs r0, r1, #0, 18 │ │ │ │ @ instruction: 0x46404619 │ │ │ │ - svc 0x0068f77f │ │ │ │ + svc 0x00a0f77f │ │ │ │ @ instruction: 0xf8044640 │ │ │ │ @ instruction: 0xf11e6c09 │ │ │ │ - pkhtbmi pc, r1, fp, asr #18 @ │ │ │ │ + strmi pc, [r1], r3, lsl #18 │ │ │ │ msrne SPSR_f, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xf0726818 │ │ │ │ @ instruction: 0xf6a4fc31 │ │ │ │ ldmdavs r8, {r2, r5, r6, r8, r9, ip} │ │ │ │ stc2 0, cr15, [r8], {114} @ 0x72 │ │ │ │ @ instruction: 0xf0dd1f28 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ cmpphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdavc fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2b7b │ │ │ │ - blls 290dac <__read_chk@plt+0x22b9d8> │ │ │ │ - blcs 20431ac <__read_chk@plt+0x1fdddd8> │ │ │ │ - blcs 114ca4 <__read_chk@plt+0xaf8d0> │ │ │ │ + blls 290d3c <__read_chk@plt+0x22b968> │ │ │ │ + blcs 204313c <__read_chk@plt+0x1fddd68> │ │ │ │ + blcs 114c34 <__read_chk@plt+0xaf860> │ │ │ │ svcge 0x0055f43f │ │ │ │ cmncs sp, r6, lsl #16 │ │ │ │ @ instruction: 0xf7803002 │ │ │ │ - stmdacs r0, {r1, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ svcge 0x004df43f │ │ │ │ stmiaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6a448f6 │ │ │ │ @ instruction: 0xf04f1758 │ │ │ │ ldrbmi r0, [r1], -r0, lsl #20 │ │ │ │ andcs r4, r1, #120, 8 @ 0x78000000 │ │ │ │ andge pc, r0, r8, lsl #17 │ │ │ │ - blx ffd22ef2 <__read_chk@plt+0xffcbdb1e> │ │ │ │ + blx ffca2e82 <__read_chk@plt+0xffc3daae> │ │ │ │ strmi r4, [r6], -r1, asr #12 │ │ │ │ @ instruction: 0xf0c96838 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ orrshi pc, r1, r0 │ │ │ │ ldrbmi r3, [r0], -r1 │ │ │ │ orrshi pc, r6, r0 │ │ │ │ andcs r4, r5, #3850240 @ 0x3ac000 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - ldmdavs fp!, {r2, r3, r8, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d34680 │ │ │ │ - @ instruction: 0xf77fa004 │ │ │ │ - stmdavs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx fe8a148e <__read_chk@plt+0xfe83c0ba> │ │ │ │ + @ instruction: 0xf780a004 │ │ │ │ + stmdavs r0, {r4, r5, fp, sp, lr, pc} │ │ │ │ + blx fe8a141e <__read_chk@plt+0xfe83c04a> │ │ │ │ strbmi r2, [r3], -r5, lsl #4 │ │ │ │ andge lr, r0, sp, asr #19 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf918f0dd │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibmi sp, {r1, r2, r4, r7, r8, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xff5ef0fd │ │ │ │ + @ instruction: 0xff06f0fd │ │ │ │ andcs r4, r5, #3588096 @ 0x36c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [r6], #508 @ 0x1fc │ │ │ │ + ldc 7, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ @ instruction: 0x46104611 │ │ │ │ - blx ff321166 <__read_chk@plt+0xff2bbd92> │ │ │ │ + blx ff3210f6 <__read_chk@plt+0xff2bbd22> │ │ │ │ andseq pc, r8, fp, lsr #3 │ │ │ │ @ instruction: 0xffdef0c7 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ @ instruction: 0xf04faefc │ │ │ │ @ instruction: 0xf79f30ff │ │ │ │ - ldrbt pc, [r6], r3, ror #26 @ │ │ │ │ + ldrbt pc, [r6], r1, ror #26 @ │ │ │ │ eorcs r4, r4, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xf0dd2002 │ │ │ │ @ instruction: 0xf6a4fd5b │ │ │ │ strmi r1, [r1], -r4, ror #6 │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr2, cr15, {3} │ │ │ │ @ instruction: 0xf77f9006 │ │ │ │ - stmdavs r0, {r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 18a150e <__read_chk@plt+0x183c13a> │ │ │ │ + stmdavs r0, {r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 18a149e <__read_chk@plt+0x183c0ca> │ │ │ │ strmi r9, [r5], -r6, lsl #18 │ │ │ │ strmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-2501 @ 0xfffff63b │ │ │ │ - ldc 7, cr15, [sl], #508 @ 0x1fc │ │ │ │ + ldcl 7, cr15, [r2], #508 @ 0x1fc │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ vst4.8 {d24,d26,d28,d30}, [pc :256], r1 │ │ │ │ mcrge 3, 3, r6, cr12, cr10, {7} │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ strls lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ - mcr 7, 6, pc, cr0, cr15, {3} @ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr8, cr15, {3} │ │ │ │ movwcs r4, #1584 @ 0x630 │ │ │ │ stccc 8, cr15, [r9], {4} │ │ │ │ - @ instruction: 0xf8b2f11e │ │ │ │ + @ instruction: 0xf85af11e │ │ │ │ @ instruction: 0x460449ba │ │ │ │ ldrbtmi r4, [r9], #-1610 @ 0xfffff9b6 │ │ │ │ andcs r4, r1, fp, lsr #12 │ │ │ │ @ instruction: 0xf0fd46a1 │ │ │ │ - ldrb pc, [r2], pc, lsl #30 @ │ │ │ │ + @ instruction: 0xe6d2feb7 │ │ │ │ @ instruction: 0xe6204619 │ │ │ │ ldcne 1, cr2, [r8], {125} @ 0x7d │ │ │ │ - ldm sl!, {r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2!, {r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmibmi r2!, {r1, r2, r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - bmi fed203cc <__read_chk@plt+0xfecbaff8> │ │ │ │ + bmi fed2043c <__read_chk@plt+0xfecbb068> │ │ │ │ strbmi r9, [r3], -r1 │ │ │ │ andls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ strbmi r4, [r9], -lr, lsr #21 │ │ │ │ ldrbtmi r2, [sl], #-1 │ │ │ │ @ instruction: 0xffb4f0c5 │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0c680e3 │ │ │ │ @ instruction: 0xf8dbfc9d │ │ │ │ stmdbvs r2, {} @ │ │ │ │ rsble r2, r9, r2, lsl #20 │ │ │ │ cmnle pc, r4, lsl #20 │ │ │ │ @ instruction: 0xf0036b83 │ │ │ │ - blcs e5e0c <__read_chk@plt+0x80a38> │ │ │ │ + blcs e5d9c <__read_chk@plt+0x809c8> │ │ │ │ adcshi pc, r5, r0 │ │ │ │ @ instruction: 0xf818f0c8 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf6a480d8 │ │ │ │ @ instruction: 0xf8db1b58 │ │ │ │ stmdbvs r3, {} @ │ │ │ │ @ instruction: 0xf0402b01 │ │ │ │ @@ -130950,275 +130922,275 @@ │ │ │ │ @ instruction: 0xf8db8095 │ │ │ │ vst4.8 {d28-d31}, [pc], r0 │ │ │ │ strbmi r5, [r8], -r0, lsl #5 │ │ │ │ ldrsbtne pc, [r8], -ip @ │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ eorsne pc, r8, ip, asr #17 │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ - svc 0x004cf77f │ │ │ │ + svc 0x0084f77f │ │ │ │ @ instruction: 0xf8849b07 │ │ │ │ str r3, [r2, #4088]! @ 0xff8 │ │ │ │ stc2 0, cr15, [r8, #116] @ 0x74 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d5e665 │ │ │ │ @ instruction: 0xf77f037c │ │ │ │ - @ instruction: 0xf100ee48 │ │ │ │ + @ instruction: 0xf100ee80 │ │ │ │ strmi r0, [r4], -r5, ror #14 │ │ │ │ @ instruction: 0xf1044638 │ │ │ │ - stmibmi r8, {r0, r1, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmibmi r8, {r0, r1, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #135266304 @ 0x8100000 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ @ instruction: 0xf77f444c │ │ │ │ - @ instruction: 0xf8d5ec32 │ │ │ │ + @ instruction: 0xf8d5ec6a │ │ │ │ @ instruction: 0x4642337c │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf04f4639 │ │ │ │ @ instruction: 0x464833ff │ │ │ │ - mrc 7, 1, APSR_nzcv, cr10, cr15, {3} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr2, cr15, {3} │ │ │ │ rsbvs pc, r4, r4, lsl #17 │ │ │ │ ldmdbmi lr!, {r0, r3, r4, r6, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [lr], {127} @ 0x7f │ │ │ │ - @ instruction: 0xf828f11e │ │ │ │ + mrrc 7, 7, pc, r6, cr15 @ │ │ │ │ + @ instruction: 0xffd0f11d │ │ │ │ @ instruction: 0x4681497b │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - mcr2 0, 4, pc, cr8, cr13, {7} @ │ │ │ │ + mrc2 0, 1, pc, cr0, cr13, {7} │ │ │ │ ldmdbmi r9!, {r0, r1, r3, r6, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r0], {127} @ 0x7f │ │ │ │ - @ instruction: 0xf81af11e │ │ │ │ + mcrr 7, 7, pc, r8, cr15 @ │ │ │ │ + @ instruction: 0xffc2f11d │ │ │ │ strb r4, [r2], -r1, lsl #13 │ │ │ │ mlascs r4, r0, r8, pc @ │ │ │ │ svclt 0x000e2a52 │ │ │ │ andshi pc, r0, r0, asr #17 │ │ │ │ tstvs r3, r1, lsl #6 │ │ │ │ - blne 1722d38 <__read_chk@plt+0x16bd964> │ │ │ │ + blne 1722cc8 <__read_chk@plt+0x16bd8f4> │ │ │ │ @ instruction: 0xf0c72101 │ │ │ │ @ instruction: 0xf8dbfa35 │ │ │ │ @ instruction: 0xf8900000 │ │ │ │ - blcs 1571388 <__read_chk@plt+0x150bfb4> │ │ │ │ + blcs 1571318 <__read_chk@plt+0x150bf44> │ │ │ │ @ instruction: 0xf0c6d184 │ │ │ │ @ instruction: 0xf8dbffe5 │ │ │ │ @ instruction: 0xf8900000 │ │ │ │ - blvs fe1ad398 <__read_chk@plt+0xfe147fc4> │ │ │ │ + blvs fe1ad328 <__read_chk@plt+0xfe147f54> │ │ │ │ svclt 0x001e2a57 │ │ │ │ @ instruction: 0xf0032200 │ │ │ │ tstvs r2, r0, lsl r3 │ │ │ │ svcge 0x0079f47f │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ movwcs r6, #4995 @ 0x1383 │ │ │ │ ldrb r6, [r5, -r3, lsl #2]! │ │ │ │ - mrc 7, 6, APSR_nzcv, cr4, cr15, {3} │ │ │ │ + svc 0x000cf77f │ │ │ │ @ instruction: 0xf0f96800 │ │ │ │ ldmdbmi pc, {r0, r1, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc}^ @ │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bl ff7230f8 <__read_chk@plt+0xff6bdd24> │ │ │ │ + ldc 7, cr15, [r0], {127} @ 0x7f │ │ │ │ mvnsvs pc, #1325400064 @ 0x4f000000 │ │ │ │ streq lr, [r0], -sp, asr #19 │ │ │ │ andcs sl, r1, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0x46304619 │ │ │ │ - stcl 7, cr15, [r2, #508]! @ 0x1fc │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr15, {3} │ │ │ │ andcs r4, r0, #48, 12 @ 0x3000000 │ │ │ │ stccs 8, cr15, [r9], {4} │ │ │ │ - @ instruction: 0xffd4f11d │ │ │ │ + @ instruction: 0xff7cf11d │ │ │ │ str r4, [r7], r1, lsl #13 │ │ │ │ @ instruction: 0xf0c7a80c │ │ │ │ ldmdbmi r2, {r0, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf77f2000 │ │ │ │ - @ instruction: 0xf11debbe │ │ │ │ - strmi pc, [r1], r7, asr #31 │ │ │ │ + @ instruction: 0xf11debf6 │ │ │ │ + strmi pc, [r1], pc, ror #30 │ │ │ │ @ instruction: 0xf0c6e5ef │ │ │ │ @ instruction: 0xe74cfdd9 │ │ │ │ andcs r4, r5, #76, 18 @ 0x130000 │ │ │ │ ldrbtmi sl, [r9], #-3692 @ 0xfffff194 │ │ │ │ - bl fed23148 <__read_chk@plt+0xfecbdd74> │ │ │ │ + bl ffb230d8 <__read_chk@plt+0xffabdd04> │ │ │ │ mvnsvs pc, #1325400064 @ 0x4f000000 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r0, r1, #0, 18 │ │ │ │ @ instruction: 0xf77f4630 │ │ │ │ - @ instruction: 0x4630edbc │ │ │ │ + @ instruction: 0x4630edf4 │ │ │ │ stchi 8, cr15, [r9], {4} │ │ │ │ - @ instruction: 0xffaef11d │ │ │ │ + @ instruction: 0xff56f11d │ │ │ │ strbmi r4, [sl], -r3, asr #18 │ │ │ │ andcs r4, r1, r1, lsl #13 │ │ │ │ @ instruction: 0xf0fd4479 │ │ │ │ - ldr pc, [ip, #3597]! @ 0xe0d │ │ │ │ + ldr pc, [ip, #3509]! @ 0xdb5 │ │ │ │ andcs r4, r5, #64, 18 @ 0x100000 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - @ instruction: 0xf11deb96 │ │ │ │ - pkhbtmi pc, r1, pc, lsl #31 @ │ │ │ │ + @ instruction: 0xf11debce │ │ │ │ + strmi pc, [r1], r7, asr #30 │ │ │ │ ldmdbmi sp!, {r0, r1, r2, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2l 0, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ + stc2 0, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ @ instruction: 0xf0c7a80c │ │ │ │ ldmdbmi sl!, {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe7c44479 │ │ │ │ ldrbtmi r4, [sp], #-3385 @ 0xfffff2c7 │ │ │ │ ldmdavs r8!, {r0, r1, r3, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c64641 │ │ │ │ ldmdavs fp!, {r0, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8832257 │ │ │ │ @ instruction: 0xe6992034 │ │ │ │ andcs r4, r5, #52, 18 @ 0xd0000 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - ldmdavs fp!, {r1, r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r2, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d34680 │ │ │ │ @ instruction: 0xf77fa008 │ │ │ │ - stmdavs r0, {r1, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx 3217b8 <__read_chk@plt+0x2bc3e4> │ │ │ │ + stmdavs r0, {r1, r3, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 321748 <__read_chk@plt+0x2bc374> │ │ │ │ strbmi r2, [r3], -r5, lsl #4 │ │ │ │ andge lr, r0, sp, asr #19 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xff82f0dc │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ stmdbmi r9!, {r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2l 0, cr15, [lr, #1012] @ 0x3f4 │ │ │ │ - blmi adedb0 <__read_chk@plt+0xa799dc> │ │ │ │ + ldc2l 0, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ + blmi aded40 <__read_chk@plt+0xa7996c> │ │ │ │ @ instruction: 0xe666447b │ │ │ │ ldrbtmi r4, [sl], #-2598 @ 0xfffff5da │ │ │ │ @ instruction: 0xf77fe65f │ │ │ │ - bmi a5ff78 <__read_chk@plt+0x9faba4> │ │ │ │ + bmi a5ffe8 <__read_chk@plt+0x9fac14> │ │ │ │ @ instruction: 0xe7ee447a │ │ │ │ - mlaseq r3, r2, fp, r9 │ │ │ │ + eorseq r9, r3, r2, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r3, r4, ror fp │ │ │ │ + eorseq r9, r3, r4, ror #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ @ instruction: 0xffffc1c7 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - andseq ip, r7, r2, lsr #16 │ │ │ │ - eorseq r9, r3, ip, asr r9 │ │ │ │ + andseq ip, r7, r6, lsr r7 │ │ │ │ + eorseq r9, r3, ip, asr #19 │ │ │ │ andeq r1, r0, r8, lsr #1 │ │ │ │ - andseq ip, r7, r8, lsl #14 │ │ │ │ - andseq ip, r7, r8, lsr #13 │ │ │ │ - @ instruction: 0x0017c6f0 │ │ │ │ - andseq ip, r7, sl, asr #13 │ │ │ │ - andseq ip, r7, lr, ror #13 │ │ │ │ - andseq ip, r7, sl, ror #10 │ │ │ │ - andseq ip, r7, lr, asr #10 │ │ │ │ - andseq ip, r7, r8, ror #7 │ │ │ │ - andseq r9, r9, ip, lsr #17 │ │ │ │ - andseq ip, r7, lr, ror r1 │ │ │ │ - @ instruction: 0x0017c3f4 │ │ │ │ - andseq ip, r7, sl, ror #7 │ │ │ │ - @ instruction: 0x0017c3fa │ │ │ │ - @ instruction: 0x0017c2d2 │ │ │ │ - andseq ip, r7, r0, lsl #8 │ │ │ │ - andseq ip, r7, r0, ror #5 │ │ │ │ - andseq ip, r7, r2, asr #9 │ │ │ │ - andseq ip, r7, ip, lsr #9 │ │ │ │ - andseq ip, r7, ip, lsl r2 │ │ │ │ - andseq ip, r7, sl, lsr r2 │ │ │ │ - andseq ip, r7, r4, asr r2 │ │ │ │ - andseq lr, r6, sl, ror fp │ │ │ │ - andseq ip, r7, ip, ror #6 │ │ │ │ - andseq ip, r7, r2, ror #6 │ │ │ │ - andseq r0, fp, ip, asr #9 │ │ │ │ - andseq r0, fp, r6, asr #9 │ │ │ │ - @ instruction: 0x001b04bc │ │ │ │ + andseq ip, r7, ip, lsl r6 │ │ │ │ + @ instruction: 0x0017c5bc │ │ │ │ + andseq ip, r7, r4, lsl #12 │ │ │ │ + @ instruction: 0x0017c5de │ │ │ │ + andseq ip, r7, r2, lsl #12 │ │ │ │ + andseq ip, r7, lr, ror r4 │ │ │ │ + andseq ip, r7, r2, ror #8 │ │ │ │ + @ instruction: 0x0017c2fc │ │ │ │ + andseq r9, r9, r0, asr #15 │ │ │ │ + mulseq r7, r2, r0 │ │ │ │ + andseq ip, r7, r8, lsl #6 │ │ │ │ + @ instruction: 0x0017c2fe │ │ │ │ + andseq ip, r7, lr, lsl #6 │ │ │ │ + andseq ip, r7, r6, ror #3 │ │ │ │ + andseq ip, r7, r4, lsl r3 │ │ │ │ + @ instruction: 0x0017c1f4 │ │ │ │ + @ instruction: 0x0017c3d6 │ │ │ │ + andseq ip, r7, r0, asr #7 │ │ │ │ + andseq ip, r7, r0, lsr r1 │ │ │ │ + andseq ip, r7, lr, asr #2 │ │ │ │ + andseq ip, r7, r8, ror #2 │ │ │ │ + andseq lr, r6, lr, lsl #21 │ │ │ │ + andseq ip, r7, r0, lsl #5 │ │ │ │ + andseq ip, r7, r6, ror r2 │ │ │ │ + andseq r0, fp, r0, ror #7 │ │ │ │ + @ instruction: 0x001b03da │ │ │ │ + @ instruction: 0x001b03d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec3c6ac <__read_chk@plt+0xfebd72d8> │ │ │ │ + bl fec3c63c <__read_chk@plt+0xfebd7268> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 4, cr0, cr15, cr8, {7} │ │ │ │ addlt r4, r2, r4, lsl #12 │ │ │ │ sbcscs pc, sl, r0, asr #4 │ │ │ │ addmi r4, r1, #2113929216 @ 0x7e000000 │ │ │ │ @ instruction: 0xf5b1d059 │ │ │ │ andsle r7, r9, sl, lsr pc │ │ │ │ sbccs pc, pc, r0, asr #4 │ │ │ │ svclt 0x00184281 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldmdavs r2, {r4, r8, ip, lr, pc} │ │ │ │ ldmib r2, {r3, r4, r9, sl, lr}^ │ │ │ │ andsvs r2, sl, r0, lsl r3 │ │ │ │ - blx 14a337a <__read_chk@plt+0x143dfa6> │ │ │ │ + blx 14a330a <__read_chk@plt+0x143df36> │ │ │ │ svclt 0x00c12800 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ vtst.8 d22, d5, d3 │ │ │ │ vorr.i32 , #5636096 @ 0x00560000 │ │ │ │ ldcvs 5, cr5, [sl], {85} @ 0x55 │ │ │ │ ldmdavs r3, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ - blx fe232116 <__read_chk@plt+0xfe1ccd42> │ │ │ │ - bl fea56920 <__read_chk@plt+0xfe9f154c> │ │ │ │ - bl 242ca4 <__read_chk@plt+0x1dd8d0> │ │ │ │ - blne 1826a30 <__read_chk@plt+0x17c165c> │ │ │ │ - bllt 1e3d574 <__read_chk@plt+0x1dd81a0> │ │ │ │ + blx fe2320a6 <__read_chk@plt+0xfe1cccd2> │ │ │ │ + bl fea568b0 <__read_chk@plt+0xfe9f14dc> │ │ │ │ + bl 242c34 <__read_chk@plt+0x1dd860> │ │ │ │ + blne 18269c0 <__read_chk@plt+0x17c15ec> │ │ │ │ + bllt 1e3d504 <__read_chk@plt+0x1dd8130> │ │ │ │ movwls r2, #4874 @ 0x130a │ │ │ │ @ instruction: 0x460a4b33 │ │ │ │ ldrbtmi r2, [fp], #-324 @ 0xfffffebc │ │ │ │ - blmi d8a130 <__read_chk@plt+0xd24d5c> │ │ │ │ + blmi d8a0c0 <__read_chk@plt+0xd24cec> │ │ │ │ @ instruction: 0xf7ca447b │ │ │ │ - blmi d63564 <__read_chk@plt+0xcfe190> │ │ │ │ + blmi d634f4 <__read_chk@plt+0xcfe120> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x53b4f8d3 │ │ │ │ suble r2, r2, r0, lsl #26 │ │ │ │ ldrbtmi r4, [r9], #-2349 @ 0xfffff6d3 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b fec23350 <__read_chk@plt+0xfebbdf7c> │ │ │ │ + b ffa232e0 <__read_chk@plt+0xff9bdf0c> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf98ef01e │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ @ instruction: 0xf8942000 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ strdlt r3, [r2], -r4 │ │ │ │ @ instruction: 0x4618bd70 │ │ │ │ - blx 1a3412 <__read_chk@plt+0x13e03e> │ │ │ │ + blx 1a33a2 <__read_chk@plt+0x13dfce> │ │ │ │ stccs 7, cr14, [r1, #-712] @ 0xfffffd38 │ │ │ │ - blmi 9195c0 <__read_chk@plt+0x8b41ec> │ │ │ │ + blmi 919550 <__read_chk@plt+0x8b417c> │ │ │ │ cmpcs r4, sl, lsl #12 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4874 @ 0x130a │ │ │ │ ldrbtmi r4, [fp], #-2845 @ 0xfffff4e3 │ │ │ │ @ instruction: 0xffdaf7c9 │ │ │ │ bicle r2, ip, r2, lsl #26 │ │ │ │ ldrbtmi r4, [r9], #-2331 @ 0xfffff6e5 │ │ │ │ movwcs lr, #42964 @ 0xa7d4 │ │ │ │ - blmi 78a1ac <__read_chk@plt+0x724dd8> │ │ │ │ + blmi 78a13c <__read_chk@plt+0x724d68> │ │ │ │ cmpcs r4, sl, lsl #12 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrbtmi r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0xffcaf7c9 │ │ │ │ ldmpl r3!, {r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldrhlt r5, [sp, #-52]! @ 0xffffffcc │ │ │ │ ldrbtmi r4, [r9], #-2323 @ 0xfffff6ed │ │ │ │ ldmdbmi r3, {r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77f4479 │ │ │ │ - andcs lr, r3, #434176 @ 0x6a000 │ │ │ │ + andcs lr, r3, #663552 @ 0xa2000 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf01e2004 │ │ │ │ ldr pc, [fp, fp, asr #18]! │ │ │ │ ldrbtmi r4, [r9], #-2317 @ 0xfffff6f3 │ │ │ │ svclt 0x0000e7ae │ │ │ │ - eorseq r9, r3, r8, asr #7 │ │ │ │ - andseq ip, r7, sl, asr r3 │ │ │ │ - andseq fp, r8, ip, lsr r1 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq ip, r7, r6, asr #7 │ │ │ │ - andseq ip, r7, r4, ror #5 │ │ │ │ - ldrsbeq fp, [r8], -sl │ │ │ │ - andseq ip, r7, r6, asr r3 │ │ │ │ - andseq ip, r7, ip, asr #5 │ │ │ │ - ldrheq fp, [r8], -sl │ │ │ │ - andseq ip, r7, r6, asr #5 │ │ │ │ - andseq ip, r7, r0, ror #6 │ │ │ │ + eorseq r9, r3, r8, lsr r4 │ │ │ │ + andseq ip, r7, lr, ror #4 │ │ │ │ + andseq fp, r8, r0, asr r0 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ @ instruction: 0x0017c2da │ │ │ │ + @ instruction: 0x0017c1f8 │ │ │ │ + andseq sl, r8, lr, ror #31 │ │ │ │ + andseq ip, r7, sl, ror #4 │ │ │ │ + andseq ip, r7, r0, ror #3 │ │ │ │ + andseq sl, r8, lr, asr #31 │ │ │ │ + @ instruction: 0x0017c1da │ │ │ │ + andseq ip, r7, r4, ror r2 │ │ │ │ + andseq ip, r7, lr, ror #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ @ instruction: 0x3654f8df │ │ │ │ @@ -131233,54 +131205,54 @@ │ │ │ │ ldmpl r3, {r2, r5, r9, sl}^ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstlt r2, r5 │ │ │ │ @ instruction: 0xf0983020 │ │ │ │ adcsmi pc, r4, #2496 @ 0x9c0 │ │ │ │ @ instruction: 0xf854d011 │ │ │ │ - blcs f5290 <__read_chk@plt+0x8febc> │ │ │ │ + blcs f5220 <__read_chk@plt+0x8fe4c> │ │ │ │ ldmdbvs r8, {r0, r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ - bvs 183a98 <__read_chk@plt+0x11e6c4> │ │ │ │ + bvs 183a28 <__read_chk@plt+0x11e654> │ │ │ │ strbtle r0, [lr], #1691 @ 0x69b │ │ │ │ rscsle r2, r0, r0, lsl #20 │ │ │ │ @ instruction: 0xf1043020 │ │ │ │ - adcsmi pc, r4, #847872 @ 0xcf000 │ │ │ │ + adcsmi pc, r4, #487424 @ 0x77000 │ │ │ │ @ instruction: 0xf8dfd1ed │ │ │ │ ldrbtmi r3, [fp], #-1540 @ 0xfffff9fc │ │ │ │ ldmdbvs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df80ee │ │ │ │ stmdbls r5, {r3, r4, r5, r6, r7, r8, sl, sp} │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdbvs lr, {r0, r1, r2, r4, r6, r8, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stcge 0, cr8, [lr], {226} @ 0xe2 │ │ │ │ @ instruction: 0xf1042078 │ │ │ │ - rsbscs pc, r8, #11520 @ 0x2d00 │ │ │ │ + rsbscs pc, r8, #218112 @ 0x35400 │ │ │ │ @ instruction: 0xf8442100 │ │ │ │ @ instruction: 0xf77e0c18 │ │ │ │ - @ instruction: 0xf854eeb0 │ │ │ │ + @ instruction: 0xf854eee8 │ │ │ │ @ instruction: 0x46307c18 │ │ │ │ @ instruction: 0xf043783b │ │ │ │ eorsvc r0, fp, r1, lsl #6 │ │ │ │ - stc2l 1, cr15, [ip, #116]! @ 0x74 │ │ │ │ + ldc2 1, cr15, [r4, #116] @ 0x74 │ │ │ │ @ instruction: 0xf85463b8 │ │ │ │ @ instruction: 0xf0c20c18 │ │ │ │ @ instruction: 0xf8dfff87 │ │ │ │ @ instruction: 0x460325b4 │ │ │ │ ldceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ ldmdavs r6, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdbvs r6!, {r1, r2, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r2, r5, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf058b308 │ │ │ │ strmi pc, [r7], -r1, asr #23 │ │ │ │ - stc2 1, cr15, [r6], {4} │ │ │ │ + blx feca1abe <__read_chk@plt+0xfec3c6ea> │ │ │ │ ldccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ ldrtmi r4, [sl], -r1, lsl #12 │ │ │ │ @ instruction: 0xf0586858 │ │ │ │ @ instruction: 0xf8dffa19 │ │ │ │ eorsvs r2, r0, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xf854447a │ │ │ │ ldmvs r6, {r2, r4, sl, fp, ip, sp} │ │ │ │ @@ -131292,78 +131264,78 @@ │ │ │ │ ldrbtmi r3, [sl], #-3092 @ 0xfffff3ec │ │ │ │ stmiblt lr!, {r1, r2, r4, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8dfe020 │ │ │ │ ldrbtmi r2, [sl], #-1376 @ 0xfffffaa0 │ │ │ │ @ instruction: 0xb1066896 │ │ │ │ ldmvs r8, {r1, r2, r4, r5, r8, fp, sp, lr} │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ - blx fe6a18ce <__read_chk@plt+0xfe63c4fa> │ │ │ │ + blx fe6a185e <__read_chk@plt+0xfe63c48a> │ │ │ │ @ instruction: 0xf1044607 │ │ │ │ - @ instruction: 0xf854fbdb │ │ │ │ + @ instruction: 0xf854fb83 │ │ │ │ @ instruction: 0x46013c14 │ │ │ │ ldmvs r8, {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf9eef058 │ │ │ │ ldrcs pc, [r8, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r6, [sl], #-560 @ 0xfffffdd0 │ │ │ │ ldccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ ldrdlt r6, [r6, -r6] │ │ │ │ - blcs ffc6c <__read_chk@plt+0x9a898> │ │ │ │ + blcs ffbfc <__read_chk@plt+0x9a828> │ │ │ │ eorhi pc, r9, #0 │ │ │ │ @ instruction: 0xb1086998 │ │ │ │ - ldc2 1, cr15, [r2, #116] @ 0x74 │ │ │ │ + ldc2 1, cr15, [sl, #-116]! @ 0xffffff8c │ │ │ │ ldrcs pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r6, [sl], #-560 @ 0xfffffdd0 │ │ │ │ ldccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ tstlt r6, r6, lsl r9 │ │ │ │ - blcs ffc8c <__read_chk@plt+0x9a8b8> │ │ │ │ + blcs ffc1c <__read_chk@plt+0x9a848> │ │ │ │ eorhi pc, r0, #0 │ │ │ │ stmdacs r0, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ bicshi pc, lr, r0 │ │ │ │ - stc2 1, cr15, [r0, #116] @ 0x74 │ │ │ │ + stc2 1, cr15, [r8, #-116]! @ 0xffffff8c │ │ │ │ ldrbtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [fp], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xf854695e │ │ │ │ tstlt r6, r4, lsl ip │ │ │ │ - blcs ffcb0 <__read_chk@plt+0x9a8dc> │ │ │ │ + blcs ffc40 <__read_chk@plt+0x9a86c> │ │ │ │ andshi pc, r5, #0 │ │ │ │ stmdacs r0, {r3, r4, r9, fp, sp, lr} │ │ │ │ bicshi pc, lr, r0 │ │ │ │ - stc2l 1, cr15, [lr, #-116]! @ 0xffffff8c │ │ │ │ + ldc2 1, cr15, [r6, #-116] @ 0xffffff8c │ │ │ │ ldrbcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [fp], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xf854699e │ │ │ │ tstlt r6, r4, lsl ip │ │ │ │ - blcs ffcd4 <__read_chk@plt+0x9a900> │ │ │ │ + blcs ffc64 <__read_chk@plt+0x9a890> │ │ │ │ andhi pc, sl, #0 │ │ │ │ stmdacs r0, {r3, r4, r6, r9, fp, sp, lr} │ │ │ │ bichi pc, r3, r0 │ │ │ │ - ldc2l 1, cr15, [ip, #-116] @ 0xffffff8c │ │ │ │ + stc2 1, cr15, [r4, #-116] @ 0xffffff8c │ │ │ │ ldrtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [fp], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xf85469de │ │ │ │ tstlt r6, r4, lsl ip │ │ │ │ - blcs ffcf8 <__read_chk@plt+0x9a924> │ │ │ │ + blcs ffc88 <__read_chk@plt+0x9a8b4> │ │ │ │ mvnshi pc, r0 │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ bichi pc, ip, r0 │ │ │ │ stc2l 0, cr15, [r6], #-608 @ 0xfffffda0 │ │ │ │ ldrcc pc, [ip], #2271 @ 0x8df │ │ │ │ ldrbtmi r6, [fp], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xf8546a1e │ │ │ │ tstlt r6, r4, lsl ip │ │ │ │ - blcs ffd1c <__read_chk@plt+0x9a948> │ │ │ │ + blcs ffcac <__read_chk@plt+0x9a8d8> │ │ │ │ mvnshi pc, r0 │ │ │ │ stmdacs r0, {r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0x81b1f000 │ │ │ │ mrrc2 0, 9, pc, r4, cr8 @ │ │ │ │ ldrbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [fp], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xf8546a5e │ │ │ │ tstlt r6, r4, lsl ip │ │ │ │ - blcs ffd40 <__read_chk@plt+0x9a96c> │ │ │ │ + blcs ffcd0 <__read_chk@plt+0x9a8fc> │ │ │ │ mvnhi pc, r0 │ │ │ │ stmdacs r0, {r3, r4, r6, r8, fp, sp, lr} │ │ │ │ mvnhi pc, r0 │ │ │ │ mcrr2 0, 9, pc, r2, cr8 @ │ │ │ │ @ instruction: 0xf1a46230 │ │ │ │ @ instruction: 0xf0c20018 │ │ │ │ @ instruction: 0xf1a4f9b5 │ │ │ │ @@ -131371,31 +131343,31 @@ │ │ │ │ @ instruction: 0xf8dff9b1 │ │ │ │ strcs r7, [r0], -ip, asr #8 │ │ │ │ strblt pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ svccc 0x0004447f │ │ │ │ @ instruction: 0x46b844fb │ │ │ │ svcmi 0x0004f858 │ │ │ │ stmdbvs r7!, {r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ - bvs fd1d84 <__read_chk@plt+0xf6c9b0> │ │ │ │ + bvs fd1d14 <__read_chk@plt+0xf6c940> │ │ │ │ andcs fp, r0, #-1409286143 @ 0xac000001 │ │ │ │ @ instruction: 0x46114638 │ │ │ │ - blx 621a46 <__read_chk@plt+0x5bc672> │ │ │ │ - bvs fffb7154 <__read_chk@plt+0xfff51d80> │ │ │ │ + blx 6219d6 <__read_chk@plt+0x5bc602> │ │ │ │ + bvs fffb70e4 <__read_chk@plt+0xfff51d10> │ │ │ │ smlatble ip, r3, r2, r4 │ │ │ │ tstlt r3, fp, ror r8 │ │ │ │ @ instruction: 0xf1041d38 │ │ │ │ - @ instruction: 0x4639f9b9 │ │ │ │ + ldrtmi pc, [r9], -r1, ror #18 @ │ │ │ │ @ instruction: 0xf7a74628 │ │ │ │ rsbsvs pc, r8, sp, ror #16 │ │ │ │ svccs 0x00006b7f │ │ │ │ cdpcs 1, 0, cr13, cr5, cr15, {7} │ │ │ │ strcc sp, [r1], -r8, lsr #32 │ │ │ │ bicsle r2, sp, sl, lsl #28 │ │ │ │ @ instruction: 0xf50d4aff │ │ │ │ - blmi ffc79eec <__read_chk@plt+0xffc14b18> │ │ │ │ + blmi ffc79e7c <__read_chk@plt+0xffc14aa8> │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ bichi pc, r7, r0, asr #32 │ │ │ │ stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @@ -131407,25 +131379,25 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ @ instruction: 0xffffff93 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ andeq r0, r0, r9, asr r0 │ │ │ │ movwne lr, #18907 @ 0x49db │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs fe785cc4 <__read_chk@plt+0xfe7208f0> │ │ │ │ + bvs fe785c54 <__read_chk@plt+0xfe720880> │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ @ instruction: 0xb199629a │ │ │ │ orrlt r6, fp, fp, lsl #18 │ │ │ │ cmnlt fp, fp, lsl r9 │ │ │ │ cmnlt fp, fp, lsl r8 │ │ │ │ tstlt r3, r3, ror #16 │ │ │ │ @ instruction: 0xf1041d20 │ │ │ │ - stmiami r3!, {r0, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmiami r3!, {r0, r3, r4, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf11d4478 │ │ │ │ - bvs fe9e4c2c <__read_chk@plt+0xfe97f858> │ │ │ │ + bvs fe9e4a5c <__read_chk@plt+0xfe97f688> │ │ │ │ @ instruction: 0xf0436060 │ │ │ │ adcvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ ldr r2, [r7, r6, lsl #12] │ │ │ │ ssat r6, #8, lr, asr #19 │ │ │ │ ldmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ movwcs r4, #2780 @ 0xadc │ │ │ │ stccc 8, cr15, [r8], {9} │ │ │ │ @@ -131437,98 +131409,98 @@ │ │ │ │ @ instruction: 0xf1baa37c │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf1a980bf │ │ │ │ ldrbmi r0, [r1], -r8, lsl #6 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x4618469a │ │ │ │ @ instruction: 0xf77f9306 │ │ │ │ - ldrbmi lr, [r0], -r0, lsl #23 │ │ │ │ + @ instruction: 0x4650ebb8 │ │ │ │ @ instruction: 0xf8892300 │ │ │ │ @ instruction: 0xf77f3ff8 │ │ │ │ - @ instruction: 0xf100ea82 │ │ │ │ + @ instruction: 0xf100eaba │ │ │ │ @ instruction: 0xf8190a01 │ │ │ │ @ instruction: 0xf5053c08 │ │ │ │ - blcs fbec8 <__read_chk@plt+0x96af4> │ │ │ │ + blcs fbe58 <__read_chk@plt+0x96a84> │ │ │ │ adcshi pc, r1, r0 │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ adceq pc, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf0f8af64 │ │ │ │ stmdacs r0, {r0, r9, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, r1, r0 │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ stmdbls r6, {r1, r4, r6, r9, sl, lr} │ │ │ │ adcls pc, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf77e4648 │ │ │ │ - stmdacs r0, {r1, r2, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ addshi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xe09f44d1 │ │ │ │ stmdbpl r0, {r0, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ rsbsls pc, r8, #13828096 @ 0xd30000 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ svcge 0x0047f43f │ │ │ │ @ instruction: 0xf77f4648 │ │ │ │ - andscc lr, r4, lr, asr #20 │ │ │ │ - blx fe121e38 <__read_chk@plt+0xfe0bca64> │ │ │ │ + andscc lr, r4, r6, lsl #21 │ │ │ │ + blx b21dc8 <__read_chk@plt+0xabc9f4> │ │ │ │ eorsvs r4, r8, #136314880 @ 0x8200000 │ │ │ │ @ instruction: 0xf77f4648 │ │ │ │ - blmi feca034c <__read_chk@plt+0xfec3af78> │ │ │ │ + blmi feca03bc <__read_chk@plt+0xfec3afe8> │ │ │ │ tstpeq r4, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ - blmi fec0a644 <__read_chk@plt+0xfeba5270> │ │ │ │ + blmi fec0a5d4 <__read_chk@plt+0xfeba5200> │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77f33ff │ │ │ │ - strbmi lr, [r8], -r2, asr #20 │ │ │ │ - b da3854 <__read_chk@plt+0xd3e480> │ │ │ │ + @ instruction: 0x4648ea7a │ │ │ │ + b 1ba37e4 <__read_chk@plt+0x1b3e410> │ │ │ │ andcs r6, r0, #241664 @ 0x3b000 │ │ │ │ ldrbvc r4, [sl], #1027 @ 0x403 │ │ │ │ stmiami r4!, {r0, r1, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf11d4478 │ │ │ │ - eorsvs pc, r8, #11520 @ 0x2d00 │ │ │ │ + eorsvs pc, r8, #218112 @ 0x35400 │ │ │ │ @ instruction: 0xf10de71d │ │ │ │ @ instruction: 0xf0d50938 │ │ │ │ andcs pc, r1, #1130496 @ 0x114000 │ │ │ │ @ instruction: 0xf8492100 │ │ │ │ @ instruction: 0xf0580c0c │ │ │ │ strmi pc, [r2], r3, asr #22 │ │ │ │ ldceq 8, cr15, [r0], {73} @ 0x49 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r1, r3, r4, r6, r7, pc} │ │ │ │ cmnle pc, r0, lsl #22 │ │ │ │ rsbge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [sl], #21 │ │ │ │ - blx 1221eb0 <__read_chk@plt+0x11bcadc> │ │ │ │ + @ instruction: 0xf9ecf104 │ │ │ │ andls r6, r6, r8, lsr r2 │ │ │ │ @ instruction: 0xf77f4650 │ │ │ │ - blls 2a02d4 <__read_chk@plt+0x23af00> │ │ │ │ + blls 2a0344 <__read_chk@plt+0x23af70> │ │ │ │ tstpeq r4, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ ldrmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xf8cd4b91 │ │ │ │ ldrbtmi sl, [fp], #-8 │ │ │ │ - blmi fe50a6c4 <__read_chk@plt+0xfe4a52f0> │ │ │ │ + blmi fe50a654 <__read_chk@plt+0xfe4a5280> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b 2238c8 <__read_chk@plt+0x1be4f4> │ │ │ │ + b 1023858 <__read_chk@plt+0xfbe484> │ │ │ │ @ instruction: 0xf77f4650 │ │ │ │ - bvs fe02ac <__read_chk@plt+0xf7aed8> │ │ │ │ + bvs fe031c <__read_chk@plt+0xf7af48> │ │ │ │ strmi r2, [r3], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf85974da │ │ │ │ tstlt fp, r0, lsl ip │ │ │ │ andseq pc, r0, r9, lsr #3 │ │ │ │ - @ instruction: 0xf8a8f104 │ │ │ │ + @ instruction: 0xf850f104 │ │ │ │ stccc 8, cr15, [ip], {89} @ 0x59 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf1a9aedc │ │ │ │ @ instruction: 0xf114000c │ │ │ │ - ldrb pc, [r6], r1, ror #26 @ │ │ │ │ + ldrb pc, [r6], r9, lsl #26 @ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ @ instruction: 0xf858af1f │ │ │ │ stccs 15, cr4, [r0], {4} │ │ │ │ adcshi pc, sp, r0 │ │ │ │ strcs r6, [r6], -r7, lsr #18 │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ strb sl, [sp], sl, asr #29 │ │ │ │ @@ -131538,311 +131510,311 @@ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf5058091 │ │ │ │ @ instruction: 0xf8d95940 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf1b992a4 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf899aeb6 │ │ │ │ - blcs f1b44 <__read_chk@plt+0x8c770> │ │ │ │ + blcs f1ad4 <__read_chk@plt+0x8c700> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr1, cr15, {1} │ │ │ │ @ instruction: 0xf77f4648 │ │ │ │ - @ instruction: 0x3014e9b8 │ │ │ │ - @ instruction: 0xf9eaf104 │ │ │ │ + @ instruction: 0x3014e9f0 │ │ │ │ + @ instruction: 0xf992f104 │ │ │ │ eorsvs r4, r8, #136314880 @ 0x8200000 │ │ │ │ @ instruction: 0xf77f4648 │ │ │ │ - blmi 1b60220 <__read_chk@plt+0x1afae4c> │ │ │ │ + blmi 1b60290 <__read_chk@plt+0x1afaebc> │ │ │ │ tstpeq r4, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbmi r4, [r0], -r6, ror #22 │ │ │ │ @ instruction: 0xe768447b │ │ │ │ - stmib r2!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sl, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ usada8 pc, r4, r0, r3 @ │ │ │ │ eorsvs r4, r0, #405504 @ 0x63000 │ │ │ │ ldmdbvs r6, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmdbvs r6!, {r0, r3, r5, r9, sl, fp, sp, pc} │ │ │ │ - bmi 191f428 <__read_chk@plt+0x18ba054> │ │ │ │ + bmi 191f3b8 <__read_chk@plt+0x18b9fe4> │ │ │ │ ldrbtmi r6, [sl], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0x2e0069d6 │ │ │ │ mcrge 4, 2, pc, cr4, cr15, {1} @ │ │ │ │ @ instruction: 0xe6416936 │ │ │ │ eorsvs r4, r0, #92, 20 @ 0x5c000 │ │ │ │ ldmibvs r6, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmdbvs r6!, {r0, r3, r5, r9, sl, fp, sp, pc} │ │ │ │ - bmi 175f44c <__read_chk@plt+0x16fa078> │ │ │ │ + bmi 175f3dc <__read_chk@plt+0x16fa008> │ │ │ │ ldrbtmi r6, [sl], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0x2e006a56 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr6, cr15, {1} │ │ │ │ @ instruction: 0xe6536936 │ │ │ │ eorsvs r4, r0, #348160 @ 0x55000 │ │ │ │ - bvs 676db4 <__read_chk@plt+0x6119e0> │ │ │ │ + bvs 676d44 <__read_chk@plt+0x611970> │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmdbvs r6!, {r0, r1, r3, r4, r5, r9, sl, fp, sp, pc} │ │ │ │ - blmi 159f4b8 <__read_chk@plt+0x153a0e4> │ │ │ │ + blmi 159f448 <__read_chk@plt+0x153a074> │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blmi 1552008 <__read_chk@plt+0x14ecc34> │ │ │ │ + blmi 1551f98 <__read_chk@plt+0x14ecbc4> │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ subsle r2, r2, r0, lsl #22 │ │ │ │ movwcs r6, #2334 @ 0x91e │ │ │ │ - blmi 147e4bc <__read_chk@plt+0x14190e8> │ │ │ │ + blmi 147e44c <__read_chk@plt+0x1419078> │ │ │ │ ldmdbvs lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdbvs r6!, {r1, r2, r8, ip, sp, pc} │ │ │ │ eorsvs r2, r3, #0, 6 │ │ │ │ ldrbtmi r4, [fp], #-2891 @ 0xfffff4b5 │ │ │ │ tstlt r6, lr, asr r9 │ │ │ │ movwcs r6, #2358 @ 0x936 │ │ │ │ - blmi 133e4d8 <__read_chk@plt+0x12d9104> │ │ │ │ + blmi 133e468 <__read_chk@plt+0x12d9094> │ │ │ │ ldmibvs lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdbvs r6!, {r1, r2, r8, ip, sp, pc} │ │ │ │ eorsvs r2, r3, #0, 6 │ │ │ │ ldrbtmi r4, [fp], #-2886 @ 0xfffff4ba │ │ │ │ ldrdlt r6, [r6, -lr] │ │ │ │ movwcs r6, #2358 @ 0x936 │ │ │ │ - blmi 11fe4f4 <__read_chk@plt+0x1199120> │ │ │ │ - bvs 876e18 <__read_chk@plt+0x811a44> │ │ │ │ + blmi 11fe484 <__read_chk@plt+0x11990b0> │ │ │ │ + bvs 876da8 <__read_chk@plt+0x8119d4> │ │ │ │ ldmdbvs r6!, {r1, r2, r8, ip, sp, pc} │ │ │ │ eorsvs r2, r3, #0, 6 │ │ │ │ ldrbtmi r4, [fp], #-2881 @ 0xfffff4bf │ │ │ │ tstlt r6, lr, asr sl │ │ │ │ andcs r6, r0, r6, lsr r9 │ │ │ │ @ instruction: 0xf8dfe61a │ │ │ │ ldrshcs sl, [r5], -ip │ │ │ │ @ instruction: 0xe72744fa │ │ │ │ @ instruction: 0xf503680b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf1a912ac │ │ │ │ - bne 116687c <__read_chk@plt+0x11014a8> │ │ │ │ + bne 116680c <__read_chk@plt+0x1101438> │ │ │ │ @ instruction: 0xf5b24618 │ │ │ │ svclt 0x00a85f80 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcc lr, r6, #3358720 @ 0x334000 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - stcl 7, cr15, [lr], #504 @ 0x1f8 │ │ │ │ + stc 7, cr15, [r6, #-504]! @ 0xfffffe08 │ │ │ │ stmdals r6, {r0, r1, r2, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf802444a │ │ │ │ @ instruction: 0xf77fac08 │ │ │ │ - pkhbtmi lr, r2, lr, lsl #18 │ │ │ │ + pkhtbmi lr, r2, r6, asr #18 │ │ │ │ @ instruction: 0x2607e69b │ │ │ │ @ instruction: 0xf77ee608 │ │ │ │ - movwcs lr, #3736 @ 0xe98 │ │ │ │ + movwcs lr, #3792 @ 0xed0 │ │ │ │ mrcle 2, 7, r6, cr15, cr11, {0} │ │ │ │ - eorseq r9, r3, lr, lsr r2 │ │ │ │ - eorseq r9, r3, r8, lsr r2 │ │ │ │ - mlaseq r9, r4, r4, r8 │ │ │ │ + eorseq r9, r3, lr, lsr #5 │ │ │ │ + eorseq r9, r3, r8, lsr #5 │ │ │ │ + eorseq r8, r9, r4, lsl #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r9, r6, asr #8 │ │ │ │ + ldrhteq r8, [r9], -r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r8, r9, r8, ror #7 │ │ │ │ - ldrhteq r8, [r9], -r8 │ │ │ │ - mlaseq r9, sl, r3, r8 │ │ │ │ - eorseq r8, r9, lr, lsl #7 │ │ │ │ - eorseq r8, r9, r2, ror #6 │ │ │ │ - eorseq r8, r9, r2, asr #6 │ │ │ │ - eorseq r8, r9, lr, lsl r3 │ │ │ │ - ldrshteq r8, [r9], -sl │ │ │ │ - ldrsbteq r8, [r9], -r6 │ │ │ │ + eorseq r8, r9, r8, asr r4 │ │ │ │ + eorseq r8, r9, r8, lsr #8 │ │ │ │ + eorseq r8, r9, sl, lsl #8 │ │ │ │ + ldrshteq r8, [r9], -lr │ │ │ │ + ldrsbteq r8, [r9], -r2 │ │ │ │ ldrhteq r8, [r9], -r2 │ │ │ │ - eorseq r8, r9, lr, lsl #5 │ │ │ │ - eorseq r8, r9, r4, asr r2 │ │ │ │ - eorseq r8, r9, r0, asr r2 │ │ │ │ - mlaseq r3, sl, pc, r8 @ │ │ │ │ - @ instruction: 0x0017bffc │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq sp, r6, r6, asr ip │ │ │ │ - @ instruction: 0x0016e6dc │ │ │ │ - andseq sp, r6, r0, lsl ip │ │ │ │ - andseq pc, sl, sl, lsr #28 │ │ │ │ - @ instruction: 0x0016dbd6 │ │ │ │ - andseq lr, r6, r0, ror #12 │ │ │ │ - andseq sp, r6, r8, lsr #22 │ │ │ │ - @ instruction: 0x0016e5b0 │ │ │ │ + eorseq r8, r9, lr, lsl #7 │ │ │ │ + eorseq r8, r9, sl, ror #6 │ │ │ │ + eorseq r8, r9, r6, asr #6 │ │ │ │ + eorseq r8, r9, r2, lsr #6 │ │ │ │ + ldrshteq r8, [r9], -lr │ │ │ │ + eorseq r8, r9, r4, asr #5 │ │ │ │ + eorseq r8, r9, r0, asr #5 │ │ │ │ + eorseq r9, r3, sl │ │ │ │ + andseq fp, r7, r0, lsl pc │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq sp, r6, sl, ror #22 │ │ │ │ + @ instruction: 0x0016e5f0 │ │ │ │ + andseq sp, r6, r4, lsr #22 │ │ │ │ + andseq pc, sl, lr, lsr sp @ │ │ │ │ + andseq sp, r6, sl, ror #21 │ │ │ │ + andseq lr, r6, r4, ror r5 │ │ │ │ + andseq sp, r6, ip, lsr sl │ │ │ │ + andseq lr, r6, r4, asr #9 │ │ │ │ + ldrsbteq r7, [r9], -r8 │ │ │ │ + eorseq r7, r9, r6, asr #31 │ │ │ │ + ldrhteq r7, [r9], -r4 │ │ │ │ + eorseq r7, r9, r2, lsr #31 │ │ │ │ + mlaseq r9, r0, pc, r7 @ │ │ │ │ + eorseq r7, r9, r0, lsl #31 │ │ │ │ + eorseq r7, r9, r8, ror pc │ │ │ │ eorseq r7, r9, r8, ror #30 │ │ │ │ - eorseq r7, r9, r6, asr pc │ │ │ │ - eorseq r7, r9, r4, asr #30 │ │ │ │ - eorseq r7, r9, r2, lsr pc │ │ │ │ - eorseq r7, r9, r0, lsr #30 │ │ │ │ - eorseq r7, r9, r0, lsl pc │ │ │ │ - eorseq r7, r9, r8, lsl #30 │ │ │ │ - ldrshteq r7, [r9], -r8 │ │ │ │ - eorseq r7, r9, sl, ror #29 │ │ │ │ - ldrsbteq r7, [r9], -ip │ │ │ │ - eorseq r7, r9, lr, asr #29 │ │ │ │ - eorseq r7, r9, r0, asr #29 │ │ │ │ - ldrhteq r7, [r9], -r2 │ │ │ │ - andseq pc, sl, ip, ror ip @ │ │ │ │ + eorseq r7, r9, sl, asr pc │ │ │ │ + eorseq r7, r9, ip, asr #30 │ │ │ │ + eorseq r7, r9, lr, lsr pc │ │ │ │ + eorseq r7, r9, r0, lsr pc │ │ │ │ + eorseq r7, r9, r2, lsr #30 │ │ │ │ + mulseq sl, r0, fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ stmdavs r9, {r3, r7, r9, sl, lr} │ │ │ │ cdpmi 0, 11, cr11, cr8, cr3, {4} │ │ │ │ andls r4, r1, lr, ror r4 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ strmi r8, [sp], -sp, asr #2 │ │ │ │ - bvs febddd78 <__read_chk@plt+0xfeb789a4> │ │ │ │ + bvs febddd08 <__read_chk@plt+0xfeb78934> │ │ │ │ @ instruction: 0xf100079a │ │ │ │ @ instruction: 0x462c811e │ │ │ │ vstrcs d6, [r0, #-692] @ 0xfffffd4c │ │ │ │ - blmi fed5a558 <__read_chk@plt+0xfecf5184> │ │ │ │ - beq 921ebc <__read_chk@plt+0x8bcae8> │ │ │ │ + blmi fed5a4e8 <__read_chk@plt+0xfecf5114> │ │ │ │ + beq 921e4c <__read_chk@plt+0x8bca78> │ │ │ │ andls pc, r3, r6, asr r8 @ │ │ │ │ addmi lr, r2, #26 │ │ │ │ - blmi fec99f14 <__read_chk@plt+0xfec34b40> │ │ │ │ + blmi fec99ea4 <__read_chk@plt+0xfec34ad0> │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ umaalle r4, sp, r3, r2 │ │ │ │ @ instruction: 0xf8564bac │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ addsmi r3, r3, #0 │ │ │ │ @ instruction: 0xf8dbd169 │ │ │ │ addsmi r3, r3, #0 │ │ │ │ stmdavs r3!, {r2, r3, r4, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf8833501 │ │ │ │ - blvs 1a0ddb8 <__read_chk@plt+0x19a89e4> │ │ │ │ + blvs 1a0dd48 <__read_chk@plt+0x19a8974> │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ subsle r2, ip, r0, lsl #24 │ │ │ │ stmdbvs sl, {r0, r1, r5, r7, r9, fp, sp, lr} │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ ldrble r0, [lr], #1947 @ 0x79b │ │ │ │ suble r4, r1, r2, lsl #5 │ │ │ │ ldmpl r7!, {r0, r2, r3, r4, r7, r8, r9, fp, lr}^ │ │ │ │ addsmi r6, r3, #3866624 @ 0x3b0000 │ │ │ │ - blmi fe819e88 <__read_chk@plt+0xfe7b4ab4> │ │ │ │ + blmi fe819e18 <__read_chk@plt+0xfe7b4a44> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xd1e24293 │ │ │ │ @ instruction: 0xf0634628 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8d1dd │ │ │ │ ldmdavs r3, {sp}^ │ │ │ │ subsvc r2, sl, sl, lsr #4 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ addmi r6, fp, #311296 @ 0x4c000 │ │ │ │ strtmi fp, [r3], -r4, lsl #30 │ │ │ │ andle r6, sl, r0, asr r9 │ │ │ │ - bvs fe79e154 <__read_chk@plt+0xfe738d80> │ │ │ │ + bvs fe79e0e4 <__read_chk@plt+0xfe738d10> │ │ │ │ svclt 0x000c2803 │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ - blvs 17be888 <__read_chk@plt+0x17594b4> │ │ │ │ - bvs ff792270 <__read_chk@plt+0xff72ce9c> │ │ │ │ + blvs 17be818 <__read_chk@plt+0x1759444> │ │ │ │ + bvs ff792200 <__read_chk@plt+0xff72ce2c> │ │ │ │ rscsle r4, r2, r2, lsr #5 │ │ │ │ ldc2l 0, cr15, [r8], {99} @ 0x63 │ │ │ │ adds r4, r8, r5, lsl #12 │ │ │ │ @ instruction: 0xf0634628 │ │ │ │ @ instruction: 0xf8d8fce1 │ │ │ │ stmdacs r0, {sp} │ │ │ │ - blmi fe19a1a4 <__read_chk@plt+0xfe134dd0> │ │ │ │ + blmi fe19a134 <__read_chk@plt+0xfe134d60> │ │ │ │ @ instruction: 0xf8566912 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ addsmi r3, sl, #0 │ │ │ │ strb sp, [r9, sp, lsr #3] │ │ │ │ @ instruction: 0xf0634628 │ │ │ │ @ instruction: 0xf8d8fcc3 │ │ │ │ stmdacs r0, {sp} │ │ │ │ - blmi 1f5a184 <__read_chk@plt+0x1ef4db0> │ │ │ │ + blmi 1f5a114 <__read_chk@plt+0x1ef4d40> │ │ │ │ ldmpl r7!, {r1, r4, r8, fp, sp, lr}^ │ │ │ │ addsmi r6, sl, #3866624 @ 0x3b0000 │ │ │ │ - blmi 1eda1f4 <__read_chk@plt+0x1e74e20> │ │ │ │ + blmi 1eda184 <__read_chk@plt+0x1e74db0> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ stmdavs fp, {r0, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ subsvc r2, sl, sl, lsr #4 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ addmi r6, fp, #311296 @ 0x4c000 │ │ │ │ sbcshi pc, r2, r0 │ │ │ │ ldmdbvs r0, {r0, r3, r4, r5, fp, sp, lr}^ │ │ │ │ rsble r4, r3, fp, lsl #5 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf0004293 │ │ │ │ - bmi 1bc6134 <__read_chk@plt+0x1b60d60> │ │ │ │ + bmi 1bc60c4 <__read_chk@plt+0x1b60cf0> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi 1b46138 <__read_chk@plt+0x1ae0d64> │ │ │ │ + bmi 1b460c8 <__read_chk@plt+0x1ae0cf4> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi 1ac613c <__read_chk@plt+0x1a60d68> │ │ │ │ + bmi 1ac60cc <__read_chk@plt+0x1a60cf8> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ mlsle pc, sl, r2, r4 @ │ │ │ │ ldmpl r2!, {r0, r2, r5, r6, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 1a1a074 <__read_chk@plt+0x19b4ca0> │ │ │ │ + bmi 1a1a004 <__read_chk@plt+0x19b4c30> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ mlsle r5, sl, r2, r4 │ │ │ │ ldmpl r2!, {r1, r5, r6, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 195a060 <__read_chk@plt+0x18f4c8c> │ │ │ │ + bmi 1959ff0 <__read_chk@plt+0x18f4c1c> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xd05b429a │ │ │ │ ldmpl r2!, {r0, r1, r2, r3, r4, r6, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 189a04c <__read_chk@plt+0x1834c78> │ │ │ │ + bmi 1899fdc <__read_chk@plt+0x1834c08> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xd051429a │ │ │ │ ldmpl r2!, {r2, r3, r4, r6, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 17da038 <__read_chk@plt+0x1774c64> │ │ │ │ + bmi 17d9fc8 <__read_chk@plt+0x1774bf4> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi 1746158 <__read_chk@plt+0x16e0d84> │ │ │ │ + bmi 17460e8 <__read_chk@plt+0x16e0d14> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi 16c614c <__read_chk@plt+0x1660d78> │ │ │ │ + bmi 16c60dc <__read_chk@plt+0x1660d08> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf000429a │ │ │ │ - bmi 1646140 <__read_chk@plt+0x15e0d6c> │ │ │ │ + bmi 16460d0 <__read_chk@plt+0x15e0cfc> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xd07f429a │ │ │ │ ldc2 0, cr15, [sl], {99} @ 0x63 │ │ │ │ ands r4, r2, r5, lsl #12 │ │ │ │ cdpne 6, 12, cr4, cr1, cr3, {1} │ │ │ │ - bvs fe79df68 <__read_chk@plt+0xfe738b94> │ │ │ │ + bvs fe79def8 <__read_chk@plt+0xfe738b24> │ │ │ │ svclt 0x00942901 │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ - blvs 17be9bc <__read_chk@plt+0x17595e8> │ │ │ │ - bvs ff7923a4 <__read_chk@plt+0xff72cfd0> │ │ │ │ + blvs 17be94c <__read_chk@plt+0x1759578> │ │ │ │ + bvs ff792334 <__read_chk@plt+0xff72cf60> │ │ │ │ rscsle r4, r2, r2, lsr #5 │ │ │ │ mcrr2 0, 6, pc, ip, cr3 @ │ │ │ │ @ instruction: 0xf8d84605 │ │ │ │ ldmdbvs ip, {ip, sp} │ │ │ │ - bmi 129251c <__read_chk@plt+0x122d148> │ │ │ │ + bmi 12924ac <__read_chk@plt+0x122d0d8> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ stmdbvs r2!, {r1, r4, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ tstlt r2, r4, lsl r4 │ │ │ │ @ instruction: 0xf1034620 │ │ │ │ - stmdavs r8!, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9a0f11d │ │ │ │ - blls 13e008 <__read_chk@plt+0xd8c34> │ │ │ │ + stmdavs r8!, {r0, r2, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf948f11d │ │ │ │ + blls 13df98 <__read_chk@plt+0xd8bc4> │ │ │ │ @ instruction: 0xf5032001 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820310 │ │ │ │ strdlt r3, [r3], -r4 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldc2l 0, cr15, [r2], #-396 @ 0xfffffe74 │ │ │ │ ldrb r4, [ip, r5, lsl #12] │ │ │ │ ldrcc r6, [ip], #-2530 @ 0xfffff61e │ │ │ │ strcs lr, [r0, #-2019] @ 0xfffff81d │ │ │ │ ldmdbvs r0, {r0, r1, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldmpl r2!, {r0, r1, r5, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 99a2b8 <__read_chk@plt+0x934ee4> │ │ │ │ + bmi 99a248 <__read_chk@plt+0x934e74> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ strtmi sl, [r3], -sl, ror #30 │ │ │ │ - bvs fe79dff4 <__read_chk@plt+0xfe738c20> │ │ │ │ + bvs fe79df84 <__read_chk@plt+0xfe738bb0> │ │ │ │ svclt 0x000c2802 │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ - blvs 17bea48 <__read_chk@plt+0x1759674> │ │ │ │ - bvs ff792430 <__read_chk@plt+0xff72d05c> │ │ │ │ + blvs 17be9d8 <__read_chk@plt+0x1759604> │ │ │ │ + bvs ff7923c0 <__read_chk@plt+0xff72cfec> │ │ │ │ rscsle r4, r2, r2, lsr #5 │ │ │ │ ldc2 0, cr15, [r6], {99} @ 0x63 │ │ │ │ ldr r4, [r8, r5, lsl #12]! │ │ │ │ stc2 0, cr15, [lr], #-396 @ 0xfffffe74 │ │ │ │ ldr r4, [r4, r5, lsl #12]! │ │ │ │ ldc2 0, cr15, [ip], {99} @ 0x63 │ │ │ │ ldr r4, [r0, r5, lsl #12]! │ │ │ │ @@ -131850,22 +131822,22 @@ │ │ │ │ subsvc r4, sl, lr, lsl #18 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ ldmdbvs r3, {r0, r4, r5, r6, fp, ip, lr} │ │ │ │ addsmi r6, r9, #589824 @ 0x90000 │ │ │ │ ldmdbvs r0, {r2, r3, ip, lr, pc}^ │ │ │ │ ldmpl r2!, {r1, r3, r9, fp, lr} │ │ │ │ addsmi r6, sl, #1179648 @ 0x120000 │ │ │ │ - bmi 35a294 <__read_chk@plt+0x2f4ec0> │ │ │ │ + bmi 35a224 <__read_chk@plt+0x2f4e50> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ @ instruction: 0xe7dbaf38 │ │ │ │ usat r6, #25, r0, asr #18 │ │ │ │ ldc2 0, cr15, [r6], #-396 @ 0xfffffe74 │ │ │ │ ldr r4, [r2, r5, lsl #12] │ │ │ │ - eorseq r8, r3, r8, lsr #22 │ │ │ │ + mlaseq r3, r8, fp, r8 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andeq r1, r0, ip, lsr #3 │ │ │ │ @@ -131880,16 +131852,16 @@ │ │ │ │ andeq r1, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0070f8cc │ │ │ │ - blmi fee52308 <__read_chk@plt+0xfedecf34> │ │ │ │ - bmi fee378f0 <__read_chk@plt+0xfedd251c> │ │ │ │ + blmi fee52298 <__read_chk@plt+0xfedecec4> │ │ │ │ + bmi fee37880 <__read_chk@plt+0xfedd24ac> │ │ │ │ smlsdxcs r0, fp, r4, r4 │ │ │ │ ldrbtmi r9, [sl], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0x900a4bb3 │ │ │ │ strvc lr, [sp, -sp, asr #19] │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r8, r9, sl, ip, pc}^ │ │ │ │ tstls r9, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -131914,45 +131886,45 @@ │ │ │ │ @ instruction: 0x21424b9d │ │ │ │ ldmpl r5, {r3, r9, fp, ip, pc}^ │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ @ instruction: 0x46284b9b │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4867 @ 0x1303 │ │ │ │ ldrbtmi r4, [fp], #-2969 @ 0xfffff467 │ │ │ │ - blx 624048 <__read_chk@plt+0x5bec74> │ │ │ │ + blx 623fd8 <__read_chk@plt+0x5bec04> │ │ │ │ strtmi r2, [r8], -sl, lsl #2 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ - blx 1624054 <__read_chk@plt+0x15bec80> │ │ │ │ + blx 1623fe4 <__read_chk@plt+0x15bec10> │ │ │ │ strtmi r2, [r8], -sp, lsl #2 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ - blx 14a4060 <__read_chk@plt+0x143ec8c> │ │ │ │ + blx 14a3ff0 <__read_chk@plt+0x143ec1c> │ │ │ │ bicscs pc, r7, #64, 4 │ │ │ │ @ instruction: 0xd123429c │ │ │ │ @ instruction: 0x46384990 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [lr], #504 @ 0x1f8 │ │ │ │ + stcl 7, cr15, [r6], #504 @ 0x1f8 │ │ │ │ eor r4, r2, r0, lsl #13 │ │ │ │ smlalbbcs r4, r6, sp, fp │ │ │ │ ldrbtmi r4, [fp], #-2189 @ 0xfffff773 │ │ │ │ - bmi fe2b7340 <__read_chk@plt+0xfe251f6c> │ │ │ │ + bmi fe2b72d0 <__read_chk@plt+0xfe251efc> │ │ │ │ stmiapl r5!, {r3, sl, fp, ip, pc} │ │ │ │ andls r2, r0, r3, lsl #4 │ │ │ │ strtmi r9, [r8], -r1, lsl #4 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf9ecf7c9 │ │ │ │ strtmi r2, [r8], -sl, lsl #2 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ - blx c240a4 <__read_chk@plt+0xbbecd0> │ │ │ │ + blx c24034 <__read_chk@plt+0xbbec60> │ │ │ │ strtmi r2, [r8], -sp, lsl #2 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ - blx aa40b0 <__read_chk@plt+0xa3ecdc> │ │ │ │ + blx aa4040 <__read_chk@plt+0xa3ec6c> │ │ │ │ andcs r4, r5, #2113536 @ 0x204000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [sl], {126} @ 0x7e │ │ │ │ - blmi 20b7b9c <__read_chk@plt+0x20527c8> │ │ │ │ + stcl 7, cr15, [r2], {126} @ 0x7e │ │ │ │ + blmi 20b7b2c <__read_chk@plt+0x2052758> │ │ │ │ eorsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r2, [r8], -r4, asr #2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #4874 @ 0x130a │ │ │ │ ldrbtmi r4, [fp], #-2939 @ 0xfffff485 │ │ │ │ @ instruction: 0xf9ccf7c9 │ │ │ │ @ instruction: 0xf0b94630 │ │ │ │ @@ -131960,29 +131932,29 @@ │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ strcs r4, [r0], #-2935 @ 0xfffff489 │ │ │ │ @ instruction: 0xf10d9a08 │ │ │ │ @ instruction: 0xf8df0b3c │ │ │ │ ldmpl r3, {r3, r4, r6, r7, r8, sp, pc}^ │ │ │ │ movwls r4, #25850 @ 0x64fa │ │ │ │ ldrbtmi r4, [fp], #-2932 @ 0xfffff48c │ │ │ │ - blmi 1e0ae00 <__read_chk@plt+0x1da5a2c> │ │ │ │ + blmi 1e0ad90 <__read_chk@plt+0x1da59bc> │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ movwls sl, #19213 @ 0x4b0d │ │ │ │ movwls sl, #23310 @ 0x5b0e │ │ │ │ strbmi r4, [r5], -fp, lsr #12 │ │ │ │ @ instruction: 0x465646b0 │ │ │ │ muls sp, sl, r6 │ │ │ │ - blls 2c0218 <__read_chk@plt+0x25ae44> │ │ │ │ + blls 2c01a8 <__read_chk@plt+0x25add4> │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf11d4618 │ │ │ │ - blls 464388 <__read_chk@plt+0x3fefb4> │ │ │ │ + blls 4641b8 <__read_chk@plt+0x3fede4> │ │ │ │ @ instruction: 0xf8c99a05 │ │ │ │ strbmi r0, [r0], -r4 │ │ │ │ - blcs 56091c <__read_chk@plt+0x4fb548> │ │ │ │ - ldrvs r9, [pc], #-2566 @ e6214 <__read_chk@plt+0x80e40> │ │ │ │ + blcs 5608ac <__read_chk@plt+0x4fb4d8> │ │ │ │ + ldrvs r9, [pc], #-2566 @ e61a4 <__read_chk@plt+0x80dd0> │ │ │ │ strcs lr, [r8, #-2499] @ 0xfffff63d │ │ │ │ andvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andsge pc, ip, r3, asr #17 │ │ │ │ andcs r6, r4, #-1610612727 @ 0xa0000009 │ │ │ │ @ instruction: 0x815a619e │ │ │ │ @ instruction: 0xf94af0b9 │ │ │ │ cmnlt r8, r7, lsl #12 │ │ │ │ @@ -131995,38 +131967,38 @@ │ │ │ │ @ instruction: 0x4604e7d9 │ │ │ │ strcs r4, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrls r4, [r4, #-1145] @ 0xfffffb87 │ │ │ │ ldrpl lr, [r5, #-2509] @ 0xfffff633 │ │ │ │ stmib sp, {r2, r4, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf77e5517 │ │ │ │ - ldmdbmi r3, {r2, r5, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdbmi r3, {r2, r3, r4, r6, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #7340032 @ 0x700000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - ldc 7, cr15, [ip], {126} @ 0x7e │ │ │ │ + mrrc 7, 7, pc, r4, cr14 @ │ │ │ │ andls r4, r0, fp, lsr r6 │ │ │ │ stmdals sl, {r1, r5, r9, sl, lr} │ │ │ │ stmib sp, {r0, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7a75501 │ │ │ │ - blls 4a61d4 <__read_chk@plt+0x440e00> │ │ │ │ + blls 4a6164 <__read_chk@plt+0x440d90> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldmdavs sl, {r0, r1, r7, r8, ip, sp, pc}^ │ │ │ │ andsvs r9, sl, fp, lsl #22 │ │ │ │ - blcs 14ced4 <__read_chk@plt+0xe7b00> │ │ │ │ - blcs 19a3ac <__read_chk@plt+0x134fd8> │ │ │ │ - blmi 129a6bc <__read_chk@plt+0x12352e8> │ │ │ │ + blcs 14ce64 <__read_chk@plt+0xe7a90> │ │ │ │ + blcs 19a33c <__read_chk@plt+0x134f68> │ │ │ │ + blmi 129a64c <__read_chk@plt+0x1235278> │ │ │ │ ldmpl r3, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8c35340 │ │ │ │ @ instruction: 0x200053b4 │ │ │ │ @ instruction: 0xf5039b0a │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ - bmi 1072694 <__read_chk@plt+0x100d2c0> │ │ │ │ + bmi 1072624 <__read_chk@plt+0x100d250> │ │ │ │ ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, fp, sl, asr #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ cmpcs r3, r7, lsr #22 │ │ │ │ @@ -132041,135 +132013,135 @@ │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf968f7c9 │ │ │ │ strtmi r2, [r8], -sp, lsl #2 │ │ │ │ sbccs pc, pc, #64, 4 │ │ │ │ @ instruction: 0xf962f7c9 │ │ │ │ strtmi r4, [r0], -ip, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl ff2a4118 <__read_chk@plt+0xff23ed44> │ │ │ │ + bl a40a8 <__read_chk@plt+0x3ecd4> │ │ │ │ ldr r4, [sl, -r0, lsl #13]! │ │ │ │ stmdbls r8, {r2, r5, r8, r9, fp, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x23b4f8c3 │ │ │ │ - blmi a60224 <__read_chk@plt+0x9fae50> │ │ │ │ + blmi a601b4 <__read_chk@plt+0x9fade0> │ │ │ │ stmdami r5!, {r0, r1, r6, r8, sp} │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ - blmi a1ff78 <__read_chk@plt+0x9baba4> │ │ │ │ + blmi a1ff08 <__read_chk@plt+0x9bab34> │ │ │ │ stmdami r4!, {r1, r4, r6, r8, sp} │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ stmdbmi r3!, {r0, r1, r2, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77e4479 │ │ │ │ - andcs lr, r3, #174080 @ 0x2a800 │ │ │ │ + andcs lr, r3, #231424 @ 0x38800 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf01d2004 │ │ │ │ @ instruction: 0xf04ffa8b │ │ │ │ @ instruction: 0xe7aa30ff │ │ │ │ - bl aa4168 <__read_chk@plt+0xa3ed94> │ │ │ │ - eorseq r8, r3, r4, ror #15 │ │ │ │ - ldrsbteq r8, [r3], -lr │ │ │ │ + bl 18a40f8 <__read_chk@plt+0x183ed24> │ │ │ │ + eorseq r8, r3, r4, asr r8 │ │ │ │ + eorseq r8, r3, lr, asr #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r1, r0, r0, lsl r1 │ │ │ │ - andseq fp, r7, r8, lsl #17 │ │ │ │ - mulseq r8, r6, fp │ │ │ │ - andseq fp, r7, sl, ror r8 │ │ │ │ - andseq r1, r8, sl, lsr #6 │ │ │ │ - andseq fp, r7, r8, lsr #16 │ │ │ │ - andseq fp, r7, sl, asr r8 │ │ │ │ - andseq fp, r7, r0, ror #13 │ │ │ │ - @ instruction: 0x0018a4be │ │ │ │ + mulseq r7, ip, r7 │ │ │ │ + andseq r3, r8, sl, lsr #21 │ │ │ │ + andseq fp, r7, lr, lsl #15 │ │ │ │ + andseq r1, r8, lr, lsr r2 │ │ │ │ + andseq fp, r7, ip, lsr r7 │ │ │ │ + andseq fp, r7, lr, ror #14 │ │ │ │ + @ instruction: 0x0017b5f4 │ │ │ │ + @ instruction: 0x0018a3d2 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ @ instruction: 0xfffff2d1 │ │ │ │ - andseq pc, sl, lr, ror #13 │ │ │ │ - andseq pc, sl, r8, ror #13 │ │ │ │ - andseq fp, r7, r0, asr #15 │ │ │ │ - eoreq r0, r5, lr, asr r0 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - ldrhteq r8, [r3], -lr │ │ │ │ - andseq r4, r6, r0, ror r5 │ │ │ │ - eoreq r0, ip, r2, asr #26 │ │ │ │ - andseq fp, r7, lr, lsl #13 │ │ │ │ - eoreq pc, fp, ip, lsr #10 │ │ │ │ - andseq fp, r7, sl, lsr r6 │ │ │ │ - @ instruction: 0x00190ad4 │ │ │ │ - andseq fp, r7, r6, asr #12 │ │ │ │ - @ instruction: 0x001746b4 │ │ │ │ + andseq pc, sl, r2, lsl #12 │ │ │ │ + @ instruction: 0x001af5fc │ │ │ │ + @ instruction: 0x0017b6d4 │ │ │ │ + eoreq pc, r4, r2, ror pc @ │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq r8, r3, lr, lsr #12 │ │ │ │ + @ instruction: 0x001644b8 │ │ │ │ + eoreq r0, ip, r6, asr #24 │ │ │ │ + andseq fp, r7, r2, lsr #11 │ │ │ │ + eoreq pc, fp, r0, lsr r4 @ │ │ │ │ + andseq fp, r7, lr, asr #10 │ │ │ │ + andseq r0, r9, r8, ror #19 │ │ │ │ + andseq fp, r7, sl, asr r5 │ │ │ │ + andseq r4, r7, r8, asr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, r4, lsr sl │ │ │ │ @ instruction: 0x46044b34 │ │ │ │ mrcmi 4, 1, r4, cr4, cr10, {3} │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ stc2l 0, cr15, [r4, #-348] @ 0xfffffea4 │ │ │ │ andcc r4, r1, r5, lsl #12 │ │ │ │ ldrsbthi pc, [r8], pc @ │ │ │ │ - stc2 1, cr15, [r6, #12] │ │ │ │ + stc2 1, cr15, [lr, #-12]! │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ ldrbtmi r0, [r8], #0 │ │ │ │ svcge 0x00027003 │ │ │ │ ldmpl r6!, {r1, r3, r5, r8, r9, fp, lr}^ │ │ │ │ addsmi lr, sl, #22 │ │ │ │ - bne ff59a4c8 <__read_chk@plt+0xff5350f4> │ │ │ │ + bne ff59a458 <__read_chk@plt+0xff535084> │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r1, [r1], -sl, lsr #21 │ │ │ │ @ instruction: 0xf0fb4648 │ │ │ │ - blls 125740 <__read_chk@plt+0xc036c> │ │ │ │ + blls 1256d0 <__read_chk@plt+0xc02fc> │ │ │ │ ldrdcs lr, [r1, -sp] │ │ │ │ @ instruction: 0x46481ad2 │ │ │ │ @ instruction: 0xf0fb1aaa │ │ │ │ @ instruction: 0x4638fcb7 │ │ │ │ - blx ffd22866 <__read_chk@plt+0xffcbd492> │ │ │ │ + blx fe7227f6 <__read_chk@plt+0xfe6bd422> │ │ │ │ orrslt r6, ip, r4, ror #19 │ │ │ │ vst1.8 {d20-d22}, [pc :256], r1 │ │ │ │ strtmi r4, [r0], -r0, lsr #5 │ │ │ │ - blx ff0225c6 <__read_chk@plt+0xfefbd1f2> │ │ │ │ + blx ff022556 <__read_chk@plt+0xfefbd182> │ │ │ │ @ instruction: 0xf854f0b7 │ │ │ │ andls r4, r2, r1, lsl #12 │ │ │ │ rscsle r2, r1, r0, lsl #16 │ │ │ │ ldmib sp, {fp, ip, sp, lr}^ │ │ │ │ stmdacs r0, {r9, ip, sp} │ │ │ │ @ instruction: 0xf10dd1d7 │ │ │ │ strb r0, [r1, r4, lsl #18]! │ │ │ │ ldrbpl r9, [ip, #-2816] @ 0xfffff500 │ │ │ │ stmdavc r3, {fp, ip, pc} │ │ │ │ strbtmi fp, [r8], -r3, lsl #19 │ │ │ │ - blx ff5a28a2 <__read_chk@plt+0xff53d4ce> │ │ │ │ - blmi 3f8cd8 <__read_chk@plt+0x393904> │ │ │ │ + blx 1fa2832 <__read_chk@plt+0x1f3d45e> │ │ │ │ + blmi 3f8c68 <__read_chk@plt+0x393894> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1c0508 <__read_chk@plt+0x15b134> │ │ │ │ + blls 1c0498 <__read_chk@plt+0x15b0c4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ stc2 0, cr15, [ip, #-732]! @ 0xfffffd24 │ │ │ │ strbtmi r4, [r8], -r4, lsl #12 │ │ │ │ - blx ff0a28ca <__read_chk@plt+0xff03d4f6> │ │ │ │ + blx 1aa285a <__read_chk@plt+0x1a3d486> │ │ │ │ @ instruction: 0xf77ee7ea │ │ │ │ - svclt 0x0000ea7e │ │ │ │ - eorseq r8, r3, ip, lsl #9 │ │ │ │ + svclt 0x0000eab6 │ │ │ │ + ldrshteq r8, [r3], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r3, r8, lsl #9 │ │ │ │ - eoreq pc, r8, r6, asr lr @ │ │ │ │ + ldrshteq r8, [r3], -r8 │ │ │ │ + eoreq pc, r8, sl, ror #26 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r8, r3, ip, ror #7 │ │ │ │ + eorseq r8, r3, ip, asr r4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r4], -r7, lsr #22 │ │ │ │ strmi r6, [sp], -r7, asr #23 │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ - blvs ff48675c <__read_chk@plt+0xff421388> │ │ │ │ - bvs fe6f78e0 <__read_chk@plt+0xfe69250c> │ │ │ │ + blvs ff4866ec <__read_chk@plt+0xff421318> │ │ │ │ + bvs fe6f7870 <__read_chk@plt+0xfe69249c> │ │ │ │ @ instruction: 0xf838f0b7 │ │ │ │ @ instruction: 0xf8584b23 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0xf042791a │ │ │ │ tstvc sl, r1, lsl #4 │ │ │ │ ldrdcs lr, [r6, -r7] │ │ │ │ @@ -132181,32 +132153,32 @@ │ │ │ │ @ instruction: 0xb10069b0 │ │ │ │ stmib r7, {r1, r2, r6, r7, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf1bc2c06 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ andsvc pc, r8, ip, asr #17 │ │ │ │ @ instruction: 0xb10269ba │ │ │ │ ldmibvs r2!, {r0, r1, r2, r4, r6, r7, r8, sp, lr}^ │ │ │ │ - blx fed71150 <__read_chk@plt+0xfed0bd7c> │ │ │ │ - b 14e2f5c <__read_chk@plt+0x147db88> │ │ │ │ + blx fed710e0 <__read_chk@plt+0xfed0bd0c> │ │ │ │ + b 14e2eec <__read_chk@plt+0x147db18> │ │ │ │ svclt 0x00081252 │ │ │ │ stmiblt sl!, {r9, sp} │ │ │ │ @ instruction: 0x63ab6ba3 │ │ │ │ cmpvs sp, #-1073741824 @ 0xc0000000 │ │ │ │ cmnvs r3, #109568 @ 0x1ac00 │ │ │ │ orrsvs fp, ip, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0x63a5636c │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ strdlt r6, [r1, -r1] │ │ │ │ ldmibvs r1, {r1, r2, r3, r7, r8, sp, lr} │ │ │ │ @ instruction: 0xb10161b9 │ │ │ │ orrsvs r6, r7, pc, asr #3 │ │ │ │ @ instruction: 0xe7e061fa │ │ │ │ @ instruction: 0xe7e7601e │ │ │ │ - ldrshteq r7, [r9], -r4 │ │ │ │ - eorseq r8, r3, r8, lsl #7 │ │ │ │ + eorseq r7, r9, r4, ror #12 │ │ │ │ + ldrshteq r8, [r3], -r8 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ ldrbtlt r6, [r0], #3075 @ 0xc03 │ │ │ │ ldmvs sp, {r1, r3, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf0447d2c │ │ │ │ strvc r0, [ip, #-1026]! @ 0xfffffbfe │ │ │ │ @ instruction: 0x4605e9d3 │ │ │ │ mlale r7, r4, r2, r4 │ │ │ │ @@ -132236,26 +132208,26 @@ │ │ │ │ cmpvs r3, r3, lsr #3 │ │ │ │ @ instruction: 0xe7e1619a │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, sp, asr #24 │ │ │ │ - bmi 1479360 <__read_chk@plt+0x1413f8c> │ │ │ │ + bmi 14792f0 <__read_chk@plt+0x1413f1c> │ │ │ │ stmdavs r7, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8df447b │ │ │ │ stmiapl r2!, {r2, r4, r5, r8, pc} │ │ │ │ - bvs fe6f7a1c <__read_chk@plt+0xfe692648> │ │ │ │ + bvs fe6f79ac <__read_chk@plt+0xfe6925d8> │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ movwls r0, #512 @ 0x200 │ │ │ │ suble r2, r6, r0, lsl #18 │ │ │ │ - blvs ffe01548 <__read_chk@plt+0xffd9c174> │ │ │ │ + blvs ffe014d8 <__read_chk@plt+0xffd9c104> │ │ │ │ @ instruction: 0xf0b663fc │ │ │ │ - blmi 1266494 <__read_chk@plt+0x12010c0> │ │ │ │ + blmi 1266424 <__read_chk@plt+0x1201050> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ subsle r2, fp, r0, lsl #18 │ │ │ │ stmdbvc sp, {r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d47d20 │ │ │ │ @ instruction: 0xf045c004 │ │ │ │ ldmdavs sl, {r0, r8, sl}^ │ │ │ │ @@ -132273,22 +132245,22 @@ │ │ │ │ andcs r6, r0, #-2147483598 @ 0x80000032 │ │ │ │ orrsvs r4, sl, r8, ror #12 │ │ │ │ @ instruction: 0xf82ef0c0 │ │ │ │ @ instruction: 0x63ab6bb3 │ │ │ │ cmpvs sp, #-1073741824 @ 0xc0000000 │ │ │ │ cmnvs r3, #109568 @ 0x1ac00 │ │ │ │ orrsvs fp, lr, #-1073741824 @ 0xc0000000 │ │ │ │ - blmi b38f70 <__read_chk@plt+0xad3b9c> │ │ │ │ + blmi b38f00 <__read_chk@plt+0xad3b2c> │ │ │ │ cmnvs lr, #2046820352 @ 0x7a000000 │ │ │ │ ldmpl r3, {r0, r2, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ - blls 140734 <__read_chk@plt+0xdb360> │ │ │ │ + blls 1406c4 <__read_chk@plt+0xdb2f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 113) │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ - blvs 2046e9c <__read_chk@plt+0x1fe1ac8> │ │ │ │ + blvs 2046e2c <__read_chk@plt+0x1fe1a58> │ │ │ │ mvnsvs r6, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xff48f0b6 │ │ │ │ @ instruction: 0xf8584b21 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ tstlt r1, #1638400 @ 0x190000 │ │ │ │ @ instruction: 0xf8919b00 │ │ │ │ stcvc 0, cr12, [r6, #-16]! │ │ │ │ @@ -132304,99 +132276,99 @@ │ │ │ │ stmdavs r1!, {r1, r5, r8, sl, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0429b00 │ │ │ │ strvc r0, [r2, #-514]! @ 0xfffffdfe │ │ │ │ stmdbcs r0, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ ldrtmi sp, [sp], -r9, lsr #3 │ │ │ │ andcs lr, r1, #196, 18 @ 0x310000 │ │ │ │ stcvc 7, cr14, [r2, #-680]! @ 0xfffffd58 │ │ │ │ - blls 1008bc <__read_chk@plt+0x9b4e8> │ │ │ │ + blls 10084c <__read_chk@plt+0x9b478> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ ldmdavs sl, {r1, r5, r8, sl, ip, sp, lr}^ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xe7f1463e │ │ │ │ mulvs lr, lr, r9 │ │ │ │ bicsle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xe7eb463e │ │ │ │ - ldmdb r0!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r8, r3, r8, asr r2 │ │ │ │ - ldrhteq r7, [r9], -r8 │ │ │ │ + stmdb r8!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r8, r3, r8, asr #5 │ │ │ │ + eorseq r7, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r3, ip, asr #4 │ │ │ │ + ldrhteq r8, [r3], -ip │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - eorseq r8, r3, r4, asr #3 │ │ │ │ + eorseq r8, r3, r4, lsr r2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ eorcs r4, r0, r5, lsl #12 │ │ │ │ @ instruction: 0xf1034688 │ │ │ │ - movwcs pc, #3021 @ 0xbcd @ │ │ │ │ + movwcs pc, #2933 @ 0xb75 @ │ │ │ │ addvs r6, r3, r3, asr #32 │ │ │ │ sbcvs r4, r3, r4, lsl #12 │ │ │ │ cmpvs r3, r3, lsl #2 │ │ │ │ bicvs r6, r3, r3, lsl #3 │ │ │ │ @ instruction: 0xf8df2301 │ │ │ │ stmdavs sp!, {r4, r6, r8, ip, pc} │ │ │ │ strdvs r4, [r3], -r9 │ │ │ │ @ instruction: 0x670fe9d5 │ │ │ │ movwcs lr, #22999 @ 0x59d7 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d5d037 │ │ │ │ - blcs 10e8a0 <__read_chk@plt+0xa94cc> │ │ │ │ + blcs 10e830 <__read_chk@plt+0xa945c> │ │ │ │ ldmdavs r1!, {r2, r4, r5, r6, ip, lr, pc}^ │ │ │ │ - bcs fed30 <__read_chk@plt+0x9995c> │ │ │ │ + bcs fecc0 <__read_chk@plt+0x998ec> │ │ │ │ addhi pc, r3, r0 │ │ │ │ ldmvs r3!, {r0, r1, r4, r7, r8, sp, lr} │ │ │ │ andcs fp, r0, #1073741826 @ 0x40000002 │ │ │ │ smlabblt fp, sl, r1, r6 │ │ │ │ cmpvs sl, r0, lsl #4 │ │ │ │ strdlt r6, [r3, -r3] │ │ │ │ stmib r4, {r2, r3, r4, r7, r8, sp, lr}^ │ │ │ │ - blmi 11ff400 <__read_chk@plt+0x119a02c> │ │ │ │ + blmi 11ff390 <__read_chk@plt+0x1199fbc> │ │ │ │ ldrbtmi r6, [fp], #-500 @ 0xfffffe0c │ │ │ │ - bvs fe6ff7a0 <__read_chk@plt+0xfe69a3cc> │ │ │ │ + bvs fe6ff730 <__read_chk@plt+0xfe69a35c> │ │ │ │ mcr2 0, 6, pc, cr0, cr6, {5} @ │ │ │ │ @ instruction: 0xf8594b41 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ - blcs 10086c <__read_chk@plt+0x9b498> │ │ │ │ + blcs 1007fc <__read_chk@plt+0x9b428> │ │ │ │ ldmdbvc sl, {r2, r5, r6, ip, lr, pc} │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ ldcvc 1, cr7, [r2, #-104]! @ 0xffffff98 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ stmib r4, {r1, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ andcs r7, r0, #262144 @ 0x40000 │ │ │ │ adcsvs r6, ip, r9, lsl r8 │ │ │ │ stmib r7, {r0, r4, r5, r7, r9, lr}^ │ │ │ │ rsble r2, r1, r5, lsl #4 │ │ │ │ ldrbmi r4, [r5], -r8, lsr #13 │ │ │ │ @ instruction: 0xf8d5e02f │ │ │ │ - blcs 106900 <__read_chk@plt+0xa152c> │ │ │ │ + blcs 106890 <__read_chk@plt+0xa14bc> │ │ │ │ ldmdavs r1!, {r2, r6, ip, lr, pc}^ │ │ │ │ - bcs feda0 <__read_chk@plt+0x999cc> │ │ │ │ + bcs fed30 <__read_chk@plt+0x9995c> │ │ │ │ orrsvs sp, r3, r1, asr r0 │ │ │ │ @ instruction: 0xb10968b3 │ │ │ │ orrvs r2, sl, r0, lsl #4 │ │ │ │ andcs fp, r0, #-1073741822 @ 0xc0000002 │ │ │ │ ldmibvs r3!, {r1, r3, r4, r6, r8, sp, lr} │ │ │ │ bicsvs fp, ip, r3, lsl #2 │ │ │ │ strcc lr, [r6], -r4, asr #19 │ │ │ │ @ instruction: 0x61b44b2a │ │ │ │ mvnvs r4, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf0b66a98 │ │ │ │ - blmi aa6288 <__read_chk@plt+0xa40eb4> │ │ │ │ + blmi aa6218 <__read_chk@plt+0xa40e44> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmdbvc sl, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ ldcvc 1, cr7, [r3, #-104]! @ 0xffffff98 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmib r4, {r0, r1, r4, r5, r8, sl, ip, sp, lr}^ │ │ │ │ movwcs r7, #1793 @ 0x701 │ │ │ │ stmib r7, {r2, r3, r4, r5, r7, sp, lr}^ │ │ │ │ - blvs febb34a0 <__read_chk@plt+0xfeb4e0cc> │ │ │ │ + blvs febb3430 <__read_chk@plt+0xfeb4e05c> │ │ │ │ eorscc pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf8c3b10b │ │ │ │ @ instruction: 0xf8d88034 │ │ │ │ cmnvs fp, #52 @ 0x34 │ │ │ │ orrsvs fp, sp, #-1073741824 @ 0xc0000000 │ │ │ │ eorspl pc, r4, r8, asr #17 │ │ │ │ eorshi pc, r8, r5, asr #17 │ │ │ │ @@ -132415,32 +132387,32 @@ │ │ │ │ orrvs sl, sl, pc, ror pc │ │ │ │ adcsvs lr, r3, ip, ror r7 │ │ │ │ adcsle r2, r0, r0, lsl #18 │ │ │ │ str r6, [lr, sl, lsl #3]! │ │ │ │ @ instruction: 0xe79b601c │ │ │ │ @ instruction: 0xe77560b2 │ │ │ │ @ instruction: 0xe7aa60b2 │ │ │ │ - ldrsbteq r8, [r3], -ip │ │ │ │ - ldrshteq r7, [r9], -lr │ │ │ │ + eorseq r8, r3, ip, asr #2 │ │ │ │ + eorseq r7, r9, lr, ror #6 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - mlaseq r9, r0, r2, r7 │ │ │ │ + eorseq r7, r9, r0, lsl #6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r6], -r5, ror #22 │ │ │ │ strmi r4, [pc], -r5, ror #24 │ │ │ │ ldrbtmi r4, [ip], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf0b66a98 │ │ │ │ - bmi 19e61c4 <__read_chk@plt+0x1980df0> │ │ │ │ + bmi 19e6154 <__read_chk@plt+0x1980d80> │ │ │ │ stmiapl r2!, {r0, r2, r4, r5, fp, sp, lr} │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ ldrdgt pc, [r0], -r2 │ │ │ │ suble r2, r6, r0, lsl #30 │ │ │ │ - blvs ff1817dc <__read_chk@plt+0xff11c408> │ │ │ │ + blvs ff18176c <__read_chk@plt+0xff11c398> │ │ │ │ svceq 0x0000f1bc │ │ │ │ addshi pc, r8, r0 │ │ │ │ mulne r4, ip, r8 │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ andne pc, r4, ip, lsl #17 │ │ │ │ @ instruction: 0xe01cf8d3 │ │ │ │ svceq 0x0000f1be │ │ │ │ @@ -132454,23 +132426,23 @@ │ │ │ │ @ instruction: 0xf8dcd005 │ │ │ │ addsmi r4, r4, #0 │ │ │ │ @ instruction: 0xf8ccbf08 │ │ │ │ ldmibvs r4, {ip, sp}^ │ │ │ │ strcs lr, [r6], #-2499 @ 0xfffff63d │ │ │ │ @ instruction: 0x61a3b104 │ │ │ │ @ instruction: 0x462b61d3 │ │ │ │ - blvs ff75e99c <__read_chk@plt+0xff6f95c8> │ │ │ │ + blvs ff75e92c <__read_chk@plt+0xff6f9558> │ │ │ │ @ instruction: 0xd1034291 │ │ │ │ - blvs fe7b820c <__read_chk@plt+0xfe752e38> │ │ │ │ + blvs fe7b819c <__read_chk@plt+0xfe752dc8> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ cmple r2, r0, lsl #16 │ │ │ │ @ instruction: 0xb1214641 │ │ │ │ orrvs r6, sl, #174080 @ 0x2a800 │ │ │ │ svccs 0x00006835 │ │ │ │ - blvs fe9dab0c <__read_chk@plt+0xfe975738> │ │ │ │ + blvs fe9daa9c <__read_chk@plt+0xfe9756c8> │ │ │ │ smlatblt fp, fp, r3, r6 │ │ │ │ cmpvs sl, #3276800 @ 0x320000 │ │ │ │ @ instruction: 0x63a36833 │ │ │ │ pop {r2, r3, r4, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf1bc81f0 │ │ │ │ eorle r0, r1, r0, lsl #30 │ │ │ │ ldrdcs pc, [r0], -ip │ │ │ │ @@ -132480,15 +132452,15 @@ │ │ │ │ svclt 0x00040001 │ │ │ │ @ instruction: 0xf8cc699a │ │ │ │ @ instruction: 0xf8d82000 │ │ │ │ @ instruction: 0xf88c203c │ │ │ │ @ instruction: 0xf8d30004 │ │ │ │ @ instruction: 0xf1bee01c │ │ │ │ subsle r0, r4, r0, lsl #30 │ │ │ │ - blvs feb0106c <__read_chk@plt+0xfea9bc98> │ │ │ │ + blvs feb00ffc <__read_chk@plt+0xfea9bc28> │ │ │ │ andsmi pc, r8, lr, asr #17 │ │ │ │ @ instruction: 0x2c00699c │ │ │ │ @ instruction: 0xf8c4d0b2 │ │ │ │ svccs 0x0000e01c │ │ │ │ @ instruction: 0xe00cd1b0 │ │ │ │ ldrsbthi pc, [r4], -r5 @ │ │ │ │ @ instruction: 0xe01cf8d3 │ │ │ │ @@ -132496,22 +132468,22 @@ │ │ │ │ svceq 0x0000f1be │ │ │ │ ldmibvs r8, {r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ bicvs fp, r7, r0, lsl #2 │ │ │ │ ldmibvs r4, {r3, r5, r7, r8, r9, fp, sp, lr} │ │ │ │ andmi lr, r6, #3194880 @ 0x30c000 │ │ │ │ mvnvs fp, r4, lsl #2 │ │ │ │ @ instruction: 0x462b6193 │ │ │ │ - blvs ff75ea44 <__read_chk@plt+0xff6f9670> │ │ │ │ + blvs ff75e9d4 <__read_chk@plt+0xff6f9600> │ │ │ │ @ instruction: 0xd1034291 │ │ │ │ - blvs 17b82b4 <__read_chk@plt+0x1752ee0> │ │ │ │ + blvs 17b8244 <__read_chk@plt+0x1752e70> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8c0b308 │ │ │ │ ldmdavs r5!, {r2, r4, r5, pc} │ │ │ │ stmdbcs r0, {r0, r3, r5, r6, r8, r9, fp, sp, lr} │ │ │ │ - blvs feb9ad04 <__read_chk@plt+0xfeb35930> │ │ │ │ + blvs feb9ac94 <__read_chk@plt+0xfeb358c0> │ │ │ │ ldmdavs r5!, {r1, r3, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xd1a82f00 │ │ │ │ cmnvs fp, #101376 @ 0x18c00 │ │ │ │ ldmdavs r2!, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ ldmdavs r3!, {r1, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ orrsvs r6, ip, #-1946157055 @ 0x8c000001 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @@ -132525,64 +132497,64 @@ │ │ │ │ mvnle r2, r0, lsl #18 │ │ │ │ ldmibvs ip, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrsbthi pc, [r4], -r5 @ │ │ │ │ @ instruction: 0xd1b22c00 │ │ │ │ ldmibvs ip, {r1, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0x2c006ba8 │ │ │ │ ldr sp, [lr, sp, lsr #3]! │ │ │ │ - eorseq r7, r9, ip, asr #3 │ │ │ │ - eorseq r7, r3, r6, ror #30 │ │ │ │ + eorseq r7, r9, ip, lsr r2 │ │ │ │ + ldrsbteq r7, [r3], -r6 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 7, cr15, cr8, cr12, {6} │ │ │ │ sbcslt r4, r9, sl, asr #21 │ │ │ │ strmi r4, [pc], -sl, asr #23 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ strmi r8, [r2], r8, lsr #6 │ │ │ │ ldmpl r3, {r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ cmpls r7, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmib r3, {r0, r1, r3, fp, sp, lr}^ │ │ │ │ - bcs 10b320 <__read_chk@plt+0xa5f4c> │ │ │ │ + bcs 10b2b0 <__read_chk@plt+0xa5edc> │ │ │ │ rschi pc, r0, r0 │ │ │ │ stmiami r3, {r4, sl, fp, sp, pc}^ │ │ │ │ - blvc feee2174 <__read_chk@plt+0xfee7cda0> │ │ │ │ - blvs ff737cdc <__read_chk@plt+0xff6d2908> │ │ │ │ + blvc feee2104 <__read_chk@plt+0xfee7cd30> │ │ │ │ + blvs ff737c6c <__read_chk@plt+0xff6d2898> │ │ │ │ stmiami r1, {r5, r7, sp, lr}^ │ │ │ │ - blvc 522138 <__read_chk@plt+0x4bcd64> │ │ │ │ + blvc 5220c8 <__read_chk@plt+0x4bccf4> │ │ │ │ rscvs r4, r0, r8, ror r4 │ │ │ │ - ldc 8, cr4, [pc, #764] @ e6e08 <__read_chk@plt+0x81a34> │ │ │ │ + ldc 8, cr4, [pc, #764] @ e6d98 <__read_chk@plt+0x819c4> │ │ │ │ ldrbtmi r7, [r8], #-2996 @ 0xfffff44c │ │ │ │ ldmmi lr!, {r5, r7, r8, sp, lr} │ │ │ │ - blvc 62214c <__read_chk@plt+0x5bcd78> │ │ │ │ + blvc 6220dc <__read_chk@plt+0x5bcd08> │ │ │ │ mvnvs r4, r8, ror r4 │ │ │ │ - ldc 8, cr4, [pc, #752] @ e6e10 <__read_chk@plt+0x81a3c> │ │ │ │ + ldc 8, cr4, [pc, #752] @ e6da0 <__read_chk@plt+0x819cc> │ │ │ │ ldrbtmi r7, [r8], #-2993 @ 0xfffff44f │ │ │ │ ldmmi fp!, {r5, r7, r9, sp, lr} │ │ │ │ - blvc 722160 <__read_chk@plt+0x6bcd8c> │ │ │ │ + blvc 7220f0 <__read_chk@plt+0x6bcd1c> │ │ │ │ rscvs r4, r0, #120, 8 @ 0x78000000 │ │ │ │ - ldc 8, cr4, [pc, #740] @ e6e18 <__read_chk@plt+0x81a44> │ │ │ │ + ldc 8, cr4, [pc, #740] @ e6da8 <__read_chk@plt+0x819d4> │ │ │ │ ldrbtmi r7, [r8], #-2990 @ 0xfffff452 │ │ │ │ ldmmi r8!, {r5, r7, r8, r9, sp, lr} │ │ │ │ - blvc 822174 <__read_chk@plt+0x7bcda0> │ │ │ │ + blvc 822104 <__read_chk@plt+0x7bcd30> │ │ │ │ mvnvs r4, #120, 8 @ 0x78000000 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdbcs r0, {r5, sl, sp, lr} │ │ │ │ rscshi pc, r5, r0 │ │ │ │ - blvs ff680b74 <__read_chk@plt+0xff61b7a0> │ │ │ │ + blvs ff680b04 <__read_chk@plt+0xff61b730> │ │ │ │ stceq 1, cr15, [r2], {160} @ 0xa0 │ │ │ │ stc2 10, cr15, [ip], {188} @ 0xbc @ │ │ │ │ mrrcne 10, 4, lr, ip, cr15 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r6!, {r1, r3, r4, r8, pc} │ │ │ │ svclt 0x00142e02 │ │ │ │ - bleq 122cac <__read_chk@plt+0xbd8d8> │ │ │ │ - bleq 162ba4 <__read_chk@plt+0xfd7d0> │ │ │ │ + bleq 122c3c <__read_chk@plt+0xbd868> │ │ │ │ + bleq 162b34 <__read_chk@plt+0xfd760> │ │ │ │ svceq 0x0000f1bb │ │ │ │ msrhi SPSR_fs, #0 │ │ │ │ mcrcs 12, 0, r6, cr0, cr6, {0} │ │ │ │ bichi pc, pc, r0 │ │ │ │ strcs r4, [r2], -sp, asr #12 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x2602d018 │ │ │ │ @@ -132592,115 +132564,115 @@ │ │ │ │ tstle pc, r5, lsl #12 │ │ │ │ ldrdpl pc, [r0], #-137 @ 0xffffff77 │ │ │ │ svclt 0x00183d00 │ │ │ │ stmdacs r1, {r0, r8, sl, sp} │ │ │ │ strbeq lr, [r5, #-2639] @ 0xfffff5b1 │ │ │ │ cmpphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ svclt 0x00082802 │ │ │ │ - bleq 162cf8 <__read_chk@plt+0xfd924> │ │ │ │ + bleq 162c88 <__read_chk@plt+0xfd8b4> │ │ │ │ adcshi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xf0127d0a │ │ │ │ @ instruction: 0xf0400201 │ │ │ │ ldmdavs fp, {r1, r4, r6, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf8df4610 │ │ │ │ tstcs r2, r0, asr r2 │ │ │ │ subgt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf06f920f │ │ │ │ movwls r0, #57857 @ 0xe201 │ │ │ │ - blmi fe537fdc <__read_chk@plt+0xfe4d2c08> │ │ │ │ + blmi fe537f6c <__read_chk@plt+0xfe4d2b98> │ │ │ │ eorvs r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ ldrbtmi r6, [fp], #-802 @ 0xfffffcde │ │ │ │ smlabbls fp, pc, sl, r4 @ │ │ │ │ @ instruction: 0x4619447a │ │ │ │ mulls sp, r9, r6 │ │ │ │ movwls r2, #41077 @ 0xa075 │ │ │ │ stmib sp, {r2, r3, ip, pc}^ │ │ │ │ @ instruction: 0xf10d9305 │ │ │ │ - blls 469258 <__read_chk@plt+0x403e84> │ │ │ │ - blmi fe34b810 <__read_chk@plt+0xfe2e643c> │ │ │ │ + blls 4691e8 <__read_chk@plt+0x403e14> │ │ │ │ + blmi fe34b7a0 <__read_chk@plt+0xfe2e63cc> │ │ │ │ ldrbtmi r9, [fp], #-2058 @ 0xfffff7f6 │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ andne lr, r7, sp, asr #19 │ │ │ │ ldrmi r9, [r9], -r2, lsl #4 │ │ │ │ strbmi r2, [r8], -r1, lsl #4 │ │ │ │ @ instruction: 0xec03e9cd │ │ │ │ - ldmdb r6, {r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr, {r1, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ cmppcs fp, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ stmdbvs r3!, {r0, r1, r5, r8, pc} │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ - blmi 20471f8 <__read_chk@plt+0x1fe1e24> │ │ │ │ + blmi 2047188 <__read_chk@plt+0x1fe1db4> │ │ │ │ andgt pc, r3, r8, asr r8 @ │ │ │ │ - bpl 1124070 <__read_chk@plt+0x10bec9c> │ │ │ │ + bpl 1124000 <__read_chk@plt+0x10bec2c> │ │ │ │ @ instruction: 0xf04f4622 │ │ │ │ ldrbtcs r0, [r8], #-3584 @ 0xfffff200 │ │ │ │ strbmi r9, [r8], -ip, lsl #22 │ │ │ │ addne pc, r0, #14286848 @ 0xda0000 │ │ │ │ stmib sp, {r0, r3, r6, r7, fp, sp, lr}^ │ │ │ │ submi ip, r9, #1, 28 │ │ │ │ @ instruction: 0xf7f89400 │ │ │ │ adcmi pc, r0, #56064 @ 0xdb00 │ │ │ │ msrhi SPSR_x, r0 │ │ │ │ cmnpeq r5, #160, 2 @ p-variant is OBSOLETE @ 0x28 │ │ │ │ - blx fedcd4a8 <__read_chk@plt+0xfed680d4> │ │ │ │ + blx fedcd438 <__read_chk@plt+0xfed68064> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ rsbsle r4, r4, r3, lsl r2 │ │ │ │ addsmi r9, lr, #11264 @ 0x2c00 │ │ │ │ mcrcs 1, 0, sp, cr1, cr14, {3} │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ - blmi 1bc0d70 <__read_chk@plt+0x1b5b99c> │ │ │ │ + blmi 1bc0d00 <__read_chk@plt+0x1b5b92c> │ │ │ │ @ instruction: 0xf8586b88 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ addmi r6, r2, #10092544 @ 0x9a0000 │ │ │ │ addsvs fp, r9, r8, lsl #30 │ │ │ │ ldc2 7, cr15, [lr], {255} @ 0xff │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ sub r2, ip, r1 │ │ │ │ ldrbtmi r4, [r9], #-2402 @ 0xfffff69e │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldcge 0, cr13, [r0], {100} @ 0x64 │ │ │ │ - ldc 8, cr4, [pc, #384] @ e6e40 <__read_chk@plt+0x81a6c> │ │ │ │ + ldc 8, cr4, [pc, #384] @ e6dd0 <__read_chk@plt+0x819fc> │ │ │ │ ldrbtmi r7, [r8], #-2885 @ 0xfffff4bb │ │ │ │ ldrdvs r6, [r0], r9 @ │ │ │ │ stc 8, cr4, [sp, #376] @ 0x178 │ │ │ │ ldrbtmi r7, [r8], #-2832 @ 0xfffff4f0 │ │ │ │ ldmdami sp, {r5, r6, r7, sp, lr}^ │ │ │ │ - blvc 1162354 <__read_chk@plt+0x10fcf80> │ │ │ │ + blvc 11622e4 <__read_chk@plt+0x10fcf10> │ │ │ │ rorvs r4, r8, r4 │ │ │ │ stc 8, cr4, [sp, #364] @ 0x16c │ │ │ │ ldrbtmi r7, [r8], #-2836 @ 0xfffff4ec │ │ │ │ ldmdami sl, {r5, r6, r7, r8, sp, lr}^ │ │ │ │ - blvc 10a2368 <__read_chk@plt+0x103cf94> │ │ │ │ + blvc 10a22f8 <__read_chk@plt+0x103cf24> │ │ │ │ adcvs r4, r0, #120, 8 @ 0x78000000 │ │ │ │ stc 8, cr4, [sp, #352] @ 0x160 │ │ │ │ ldrbtmi r7, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdami r7, {r5, r6, r7, r9, sp, lr}^ │ │ │ │ - blvc fe237c <__read_chk@plt+0xf7cfa8> │ │ │ │ + blvc fe230c <__read_chk@plt+0xf7cf38> │ │ │ │ movvs r4, #120, 8 @ 0x78000000 │ │ │ │ stc 8, cr4, [sp, #340] @ 0x154 │ │ │ │ ldrbtmi r7, [r8], #-2844 @ 0xfffff4e4 │ │ │ │ @ instruction: 0xf04f63e0 │ │ │ │ strtvs r3, [r0], #-255 @ 0xffffff01 │ │ │ │ stmdavs r8, {r0, r3, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d94616 │ │ │ │ @ instruction: 0xf1a0503c │ │ │ │ - blx fefa992c <__read_chk@plt+0xfef44558> │ │ │ │ - b 14e5b54 <__read_chk@plt+0x1480780> │ │ │ │ + blx fefa98bc <__read_chk@plt+0xfef444e8> │ │ │ │ + b 14e5ae4 <__read_chk@plt+0x1480710> │ │ │ │ vstrcs d1, [r0, #-364] @ 0xfffffe94 │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ andshi pc, lr, #0 │ │ │ │ @ instruction: 0xf0002802 │ │ │ │ - blmi 134711c <__read_chk@plt+0x12e1d48> │ │ │ │ + blmi 13470ac <__read_chk@plt+0x12e1cd8> │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ ldc2 0, cr15, [sl, #112] @ 0x70 │ │ │ │ - bmi 126ed4c <__read_chk@plt+0x1209978> │ │ │ │ + bmi 126ecdc <__read_chk@plt+0x1209908> │ │ │ │ ldrbtmi r4, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, asr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbshi pc, r8, #64 @ 0x40 │ │ │ │ pop {r0, r3, r4, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf1a08ff0 │ │ │ │ @@ -132708,15 +132680,15 @@ │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ andmi r0, sl, #1343488 @ 0x148000 │ │ │ │ rschi pc, r1, r0 │ │ │ │ addsmi r9, sp, #11264 @ 0x2c00 │ │ │ │ addhi pc, r3, r0 │ │ │ │ ldrbtmi r4, [r9], #-2361 @ 0xfffff6c7 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr0, cr13, {3} │ │ │ │ + mcr 7, 6, pc, cr8, cr13, {3} @ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ ldc2l 0, cr15, [r2, #-112]! @ 0xffffff90 │ │ │ │ @ instruction: 0xf1b9e7d6 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8d981e2 │ │ │ │ stccs 0, cr5, [r0, #-240] @ 0xffffff10 │ │ │ │ @@ -132735,58 +132707,58 @@ │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ - ldrhteq r7, [r3], -r4 │ │ │ │ + eorseq r7, r3, r4, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r3, ip, lsr #27 │ │ │ │ - eoreq r8, r0, ip, ror pc │ │ │ │ - andseq r3, r6, r0, lsr #14 │ │ │ │ - andseq r9, r8, lr, asr fp │ │ │ │ - andseq r3, r6, r0, lsl r7 │ │ │ │ - mulseq r8, r2, r1 │ │ │ │ - @ instruction: 0x0017afd8 │ │ │ │ - andseq r3, r7, sl, ror #13 │ │ │ │ - @ instruction: 0x0017afd0 │ │ │ │ - strdeq r7, [r9], -ip @ │ │ │ │ - andseq r6, r6, r4, asr #16 │ │ │ │ - eoreq r4, ip, r6, asr sp │ │ │ │ - andseq sp, r6, r4, ror #21 │ │ │ │ - @ instruction: 0x0017aeb2 │ │ │ │ + eorseq r7, r3, ip, lsl lr │ │ │ │ + mlaeq r0, r0, lr, r8 │ │ │ │ + andseq r3, r6, r8, ror #12 │ │ │ │ + andseq r9, r8, r2, ror sl │ │ │ │ + andseq r3, r6, r8, asr r6 │ │ │ │ + andseq r3, r8, r6, lsr #1 │ │ │ │ + andseq sl, r7, ip, ror #29 │ │ │ │ + @ instruction: 0x001735fe │ │ │ │ + andseq sl, r7, r4, ror #29 │ │ │ │ + eoreq r7, r9, r0, lsl r1 │ │ │ │ + andseq r6, r6, ip, lsl #15 │ │ │ │ + eoreq r4, ip, sl, asr ip │ │ │ │ + @ instruction: 0x0016d9f8 │ │ │ │ + andseq sl, r7, r6, asr #27 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq sl, r7, r6, ror sp │ │ │ │ - strhteq r8, [r0], -r2 │ │ │ │ - andseq r3, r6, r6, asr r5 │ │ │ │ - mulseq r8, r4, r9 │ │ │ │ - andseq r3, r6, r6, asr #10 │ │ │ │ - andseq r2, r8, r8, asr #31 │ │ │ │ - andseq sl, r7, lr, lsl #28 │ │ │ │ - andseq r3, r7, r0, lsr #10 │ │ │ │ - andseq sl, r7, r6, lsl #28 │ │ │ │ - andseq sl, r7, r6, asr #26 │ │ │ │ - eorseq r7, r3, r6, lsr fp │ │ │ │ - andseq sl, r7, lr, asr sp │ │ │ │ + andseq sl, r7, sl, lsl #25 │ │ │ │ + eoreq r8, r0, r6, asr #25 │ │ │ │ + mulseq r6, lr, r4 │ │ │ │ + andseq r9, r8, r8, lsr #17 │ │ │ │ + andseq r3, r6, lr, lsl #9 │ │ │ │ + @ instruction: 0x00182edc │ │ │ │ + andseq sl, r7, r2, lsr #26 │ │ │ │ + andseq r3, r7, r4, lsr r4 │ │ │ │ + andseq sl, r7, sl, lsl sp │ │ │ │ + andseq sl, r7, sl, asr ip │ │ │ │ + eorseq r7, r3, r6, lsr #23 │ │ │ │ + andseq sl, r7, r2, ror ip │ │ │ │ cdpcs 6, 0, cr4, cr3, cr3, {4} │ │ │ │ adcshi pc, r6, r0, lsl #4 │ │ │ │ @ instruction: 0xf006e8df │ │ │ │ mrcvc 4, 0, r3, cr5, cr14, {3} │ │ │ │ ldrbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andgt pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf1a5e6de │ │ │ │ - blx feda7a90 <__read_chk@plt+0xfed426bc> │ │ │ │ + blx feda7a20 <__read_chk@plt+0xfed4264c> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ - blcs 1139fc <__read_chk@plt+0xae628> │ │ │ │ + blcs 11398c <__read_chk@plt+0xae5b8> │ │ │ │ msrhi CPSR_sx, r0 │ │ │ │ @ instruction: 0xf8df6838 │ │ │ │ - blvs 1134020 <__read_chk@plt+0x10cec4c> │ │ │ │ - blvs ff5a0a78 <__read_chk@plt+0xff53b6a4> │ │ │ │ + blvs 1133fb0 <__read_chk@plt+0x10cebdc> │ │ │ │ + blvs ff5a0a08 <__read_chk@plt+0xff53b634> │ │ │ │ movwls r6, #59483 @ 0xe85b │ │ │ │ @ instruction: 0xf0037d13 │ │ │ │ movwls r0, #54017 @ 0xd301 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stccs 0, cr8, [r1, #-620] @ 0xfffffd94 │ │ │ │ msrhi CPSR_fxc, r0 │ │ │ │ @ instruction: 0xf0002d02 │ │ │ │ @@ -132808,15 +132780,15 @@ │ │ │ │ movwcs r9, #1040 @ 0x410 │ │ │ │ strcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ str pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ movwls r4, #62713 @ 0xf4f9 │ │ │ │ movwls r4, #54394 @ 0xd47a │ │ │ │ cmncs r5, #-33554432 @ 0xfe000000 │ │ │ │ strbmi r9, [fp], -ip, lsl #6 │ │ │ │ - blmi df02c <__read_chk@plt+0x79c58> │ │ │ │ + blmi defbc <__read_chk@plt+0x79be8> │ │ │ │ andgt pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf1b9e690 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ strcs sl, [r0, #-3635] @ 0xfffff1cd │ │ │ │ strb r4, [r7], -lr, lsr #12 │ │ │ │ ldrbtmi r4, [r8], #-2298 @ 0xfffff706 │ │ │ │ ldc2 0, cr15, [sl, #608]! @ 0x260 │ │ │ │ @@ -132825,15 +132797,15 @@ │ │ │ │ @ instruction: 0xf181fab1 │ │ │ │ andmi r0, fp, #1196032 @ 0x124000 │ │ │ │ adcshi pc, r1, r0 │ │ │ │ @ instruction: 0xf43f2e01 │ │ │ │ mcrcs 14, 0, sl, cr2, cr11, {4} │ │ │ │ mrcge 4, 7, APSR_nzcv, cr9, cr15, {3} │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ - blx 17a4f5e <__read_chk@plt+0x173fb8a> │ │ │ │ + blx 17a4eee <__read_chk@plt+0x173fb1a> │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ stmibmi ip!, {r1, r2, r3, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ smlsdx r7, r9, r4, r4 │ │ │ │ movwls r6, #59483 @ 0xe85b │ │ │ │ movweq pc, #4207 @ 0x106f @ │ │ │ │ @@ -132867,15 +132839,15 @@ │ │ │ │ strls r8, [sp, #-337] @ 0xfffffeaf │ │ │ │ movt pc, #51423 @ 0xc8df @ │ │ │ │ movweq pc, #4207 @ 0x106f @ │ │ │ │ ldrdcs r4, [r1, -r2] │ │ │ │ movtls pc, #35039 @ 0x88df @ │ │ │ │ strdvs r4, [r3, -lr]! │ │ │ │ @ instruction: 0x63232500 │ │ │ │ - blmi ff4ef1dc <__read_chk@plt+0xff489e08> │ │ │ │ + blmi ff4ef16c <__read_chk@plt+0xff489d98> │ │ │ │ tstls fp, sl, ror r4 │ │ │ │ ldrbtmi r4, [fp], #-1273 @ 0xfffffb07 │ │ │ │ @ instruction: 0x467146f4 │ │ │ │ andls r9, ip, pc, lsl #10 │ │ │ │ eor pc, r8, sp, asr #17 │ │ │ │ strbtmi lr, [r3], pc, ror #11 │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ @@ -132886,22 +132858,22 @@ │ │ │ │ @ instruction: 0xf06f4ac5 │ │ │ │ strcs r0, [r0, #-769] @ 0xfffffcff │ │ │ │ ldrbtmi r2, [sl], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0x63236123 │ │ │ │ movwcs r4, #5782 @ 0x1696 │ │ │ │ movwls r4, #46740 @ 0xb694 │ │ │ │ @ instruction: 0x46134611 │ │ │ │ - strls r4, [pc, #-1681] @ e69c3 <__read_chk@plt+0x815ef> │ │ │ │ + strls r4, [pc, #-1681] @ e6953 <__read_chk@plt+0x8157f> │ │ │ │ andls r9, ip, sp, lsl #10 │ │ │ │ ldrb r9, [r0, #522] @ 0x20a │ │ │ │ @ instruction: 0xf1bb2075 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ - blmi fea52a30 <__read_chk@plt+0xfe9ed65c> │ │ │ │ + blmi fea529c0 <__read_chk@plt+0xfe9ed5ec> │ │ │ │ @ instruction: 0xf8586839 │ │ │ │ - blvs fe2f307c <__read_chk@plt+0xfe28dca8> │ │ │ │ + blvs fe2f300c <__read_chk@plt+0xfe28dc38> │ │ │ │ ldmvs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00084282 │ │ │ │ @ instruction: 0xf7ff6099 │ │ │ │ @ instruction: 0xf89afa8d │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0310 │ │ │ │ @ instruction: 0xe60f30f4 │ │ │ │ @@ -132924,28 +132896,28 @@ │ │ │ │ sbcle r2, sl, r1, lsl #2 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ @ instruction: 0xf89afb4f │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0310 │ │ │ │ strb r3, [r3, #244]! @ 0xf4 │ │ │ │ svceq 0x0000f1bb │ │ │ │ - blmi fe21b2c4 <__read_chk@plt+0xfe1b5ef0> │ │ │ │ + blmi fe21b254 <__read_chk@plt+0xfe1b5e80> │ │ │ │ ldmdavs r8!, {r1, r8, sl, fp, sp} │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldmvs r3, {r1, r3, r4, fp, sp, lr} │ │ │ │ addmi sp, r3, #6 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blvs 17d6d14 <__read_chk@plt+0x1771940> │ │ │ │ + blvs 17d6ca4 <__read_chk@plt+0x17718d0> │ │ │ │ @ instruction: 0xe7e36093 │ │ │ │ addmi r6, r3, #66560 @ 0x10400 │ │ │ │ addsvs fp, r1, r8, lsl #30 │ │ │ │ @ instruction: 0xf8dfe7b3 │ │ │ │ @ instruction: 0xf06fe24c │ │ │ │ ldmibmi r2, {r0, r8, r9} │ │ │ │ - bmi fe56f120 <__read_chk@plt+0xfe509d4c> │ │ │ │ + bmi fe56f0b0 <__read_chk@plt+0xfe509cdc> │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ ldrbtmi ip, [r9], #-584 @ 0xfffffdb8 │ │ │ │ ldrbtmi r6, [sl], #-803 @ 0xfffffcdd │ │ │ │ ldrbtmi r4, [ip], #2960 @ 0xb90 │ │ │ │ ldrbtmi r9, [r1], pc │ │ │ │ ldrbtmi r2, [fp], #-117 @ 0xffffff8b │ │ │ │ andls r9, ip, fp, lsl #10 │ │ │ │ @@ -132958,27 +132930,27 @@ │ │ │ │ mlscs r4, r6, r6, r4 │ │ │ │ @ instruction: 0x46114613 │ │ │ │ strls r4, [fp, #-1681] @ 0xfffff96f │ │ │ │ andls r9, sl, #12 │ │ │ │ stmdacs r1, {r0, r1, r3, r6, r8, sl, sp, lr, pc} │ │ │ │ usatmi fp, #3, r8, lsl #30 │ │ │ │ stclge 4, cr15, [r2, #508]! @ 0x1fc │ │ │ │ - bleq 1232b0 <__read_chk@plt+0xbdedc> │ │ │ │ + bleq 123240 <__read_chk@plt+0xbde6c> │ │ │ │ @ instruction: 0xf8d9e757 │ │ │ │ tstcs r0, ip, lsr r0 │ │ │ │ ldrsbls pc, [ip, #143]! @ 0x8f @ │ │ │ │ vldrvc s8, [fp, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xf8df44f9 │ │ │ │ ldrbtmi lr, [sl], #-508 @ 0xfffffe04 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ ldrbtmi r9, [lr], #783 @ 0x30f │ │ │ │ stmib sp, {r0, r2, r4, r5, r6, r8, r9, sp}^ │ │ │ │ strbmi r3, [fp], -ip, lsl #2 │ │ │ │ @ instruction: 0xf8d9e702 │ │ │ │ - bmi 1f33294 <__read_chk@plt+0x1ecdec0> │ │ │ │ + bmi 1f33224 <__read_chk@plt+0x1ecde50> │ │ │ │ ldrbtmi r7, [sl], #-3355 @ 0xfffff2e5 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ movwcs r9, #783 @ 0x30f │ │ │ │ @ instruction: 0xf8d9e6f2 │ │ │ │ ldcvc 0, cr3, [fp, #-240] @ 0xffffff10 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf8df930f │ │ │ │ @@ -133014,15 +132986,15 @@ │ │ │ │ svclt 0x00040100 │ │ │ │ addsvs r6, sl, r2, asr fp │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ @ instruction: 0xf89afb61 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf88a0310 │ │ │ │ str r3, [sp, #-244]! @ 0xffffff0c │ │ │ │ - bl fee25048 <__read_chk@plt+0xfedbfc74> │ │ │ │ + bl ffc24fd8 <__read_chk@plt+0xffbbfc04> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d00d │ │ │ │ stccs 0, cr5, [r0, #-240] @ 0xffffff10 │ │ │ │ stcge 4, cr15, [r4, #508]! @ 0x1fc │ │ │ │ andle r2, r4, r1, lsl #16 │ │ │ │ @ instruction: 0xf47f2802 │ │ │ │ strbtmi sl, [r3], r6, ror #26 │ │ │ │ @@ -133034,22 +133006,22 @@ │ │ │ │ usatmi lr, #3, ip, lsl #9 │ │ │ │ ldrb r4, [r0, #1613]! @ 0x64d │ │ │ │ andsle r2, r0, r1, lsl #26 │ │ │ │ eorle r2, r6, r2, lsl #26 │ │ │ │ @ instruction: 0xf8df2300 │ │ │ │ ldrmi lr, [r9], -r0, lsl #2 │ │ │ │ movwls r4, #64063 @ 0xfa3f │ │ │ │ - blmi 10b869c <__read_chk@plt+0x10532c8> │ │ │ │ + blmi 10b862c <__read_chk@plt+0x1053258> │ │ │ │ tstls sp, sl, ror r4 │ │ │ │ ldrshcs r4, [r5, #-97]! @ 0xffffff9f │ │ │ │ tstls ip, fp, ror r4 │ │ │ │ @ instruction: 0xf8dfe678 │ │ │ │ @ instruction: 0xf06fe0f0 │ │ │ │ ldmdbmi fp!, {r0, r8, r9} │ │ │ │ - bmi faf2c0 <__read_chk@plt+0xf49eec> │ │ │ │ + bmi faf250 <__read_chk@plt+0xf49e7c> │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ ldrbtmi ip, [r9], #-236 @ 0xffffff14 │ │ │ │ ldrbtmi r6, [sl], #-803 @ 0xfffffcdd │ │ │ │ ldrbtmi r4, [ip], #2873 @ 0xb39 │ │ │ │ ldrbtmi r9, [r1], pc │ │ │ │ ldrbtmi r9, [fp], #-13 │ │ │ │ strls r2, [fp, #-117] @ 0xffffff8b │ │ │ │ @@ -133058,124 +133030,124 @@ │ │ │ │ @ instruction: 0x4635303c │ │ │ │ @ instruction: 0xf0037d1b │ │ │ │ movwls r0, #62209 @ 0xf301 │ │ │ │ movwls r2, #54016 @ 0xd300 │ │ │ │ svclt 0x0000e763 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - eoreq r6, r9, ip, lsl #30 │ │ │ │ - andseq sp, r6, r0, lsl #16 │ │ │ │ - @ instruction: 0x001761bc │ │ │ │ - eoreq r4, ip, r8, lsr sl │ │ │ │ - andseq sp, r6, r8, asr #15 │ │ │ │ - eoreq r6, r9, ip, asr #29 │ │ │ │ + eoreq r6, r9, r0, lsr #28 │ │ │ │ + andseq sp, r6, r4, lsl r7 │ │ │ │ + ldrsbeq r6, [r7], -r0 │ │ │ │ + eoreq r4, ip, ip, lsr r9 │ │ │ │ + @ instruction: 0x0016d6dc │ │ │ │ + eoreq r6, r9, r0, ror #27 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - mlaeq r5, r6, r9, pc @ │ │ │ │ - @ instruction: 0x0017aafc │ │ │ │ - eoreq r4, ip, sl, lsr #19 │ │ │ │ - andseq r6, r6, ip, ror r4 │ │ │ │ - eoreq r6, r9, lr, lsr #28 │ │ │ │ - andseq sl, r7, r0, ror sl │ │ │ │ - eoreq r4, ip, lr, ror r9 │ │ │ │ - andseq sp, r6, ip, lsl #14 │ │ │ │ - eoreq r4, ip, r4, asr #18 │ │ │ │ - andseq sp, r6, ip, asr #13 │ │ │ │ - ldrdeq r6, [r9], -r0 @ │ │ │ │ - andseq r6, r7, r6, lsl #1 │ │ │ │ - eoreq r4, ip, r2, lsl #18 │ │ │ │ + eoreq pc, r5, sl, lsr #17 │ │ │ │ + andseq sl, r7, r0, lsl sl │ │ │ │ + eoreq r4, ip, lr, lsr #17 │ │ │ │ + andseq r6, r6, r4, asr #7 │ │ │ │ eoreq r6, r9, r2, asr #26 │ │ │ │ - andseq r6, r6, sl, lsl #7 │ │ │ │ - mlaeq ip, sl, r8, r4 │ │ │ │ - andseq sp, r6, sl, lsr #12 │ │ │ │ - strhteq r6, [r9], -ip │ │ │ │ - eoreq r4, ip, sl, lsl r8 │ │ │ │ - andseq sp, r6, sl, lsr #11 │ │ │ │ - @ instruction: 0x001662fa │ │ │ │ - andseq r5, r7, lr, asr pc │ │ │ │ - strdeq r4, [ip], -sl @ │ │ │ │ - @ instruction: 0x001662dc │ │ │ │ - strhteq r4, [ip], -ip │ │ │ │ - andseq sp, r6, sl, asr #10 │ │ │ │ - eoreq r6, r9, sl, asr #24 │ │ │ │ - mlaeq ip, sl, r7, r4 │ │ │ │ - eoreq r6, r9, r2, lsl ip │ │ │ │ - andseq sp, r6, r8, lsl #10 │ │ │ │ - andseq r5, r7, r4, asr #29 │ │ │ │ - eoreq r6, r9, ip, lsr fp │ │ │ │ - andseq sp, r6, r0, lsr r4 │ │ │ │ - andseq r5, r7, r8, ror #27 │ │ │ │ - eoreq r6, r9, ip, lsl fp │ │ │ │ - eoreq r4, ip, sl, ror r6 │ │ │ │ - andseq sp, r6, sl, lsl #8 │ │ │ │ - andseq r6, r6, sl, asr r1 │ │ │ │ - @ instruction: 0x00175dbe │ │ │ │ + andseq sl, r7, r4, lsl #19 │ │ │ │ + eoreq r4, ip, r2, lsl #17 │ │ │ │ + andseq sp, r6, r0, lsr #12 │ │ │ │ + eoreq r4, ip, r8, asr #16 │ │ │ │ + andseq sp, r6, r0, ror #11 │ │ │ │ + eoreq r6, r9, r4, ror #25 │ │ │ │ + mulseq r7, sl, pc @ │ │ │ │ + eoreq r4, ip, r6, lsl #16 │ │ │ │ + eoreq r6, r9, r6, asr ip │ │ │ │ + @ instruction: 0x001662d2 │ │ │ │ + mlaeq ip, lr, r7, r4 │ │ │ │ + andseq sp, r6, lr, lsr r5 │ │ │ │ + ldrdeq r6, [r9], -r0 @ │ │ │ │ + eoreq r4, ip, lr, lsl r7 │ │ │ │ + @ instruction: 0x0016d4be │ │ │ │ + andseq r6, r6, r2, asr #4 │ │ │ │ + andseq r5, r7, r2, ror lr │ │ │ │ + strdeq r4, [ip], -lr @ │ │ │ │ + andseq r6, r6, r4, lsr #4 │ │ │ │ + eoreq r4, ip, r0, asr #13 │ │ │ │ + andseq sp, r6, lr, asr r4 │ │ │ │ + eoreq r6, r9, lr, asr fp │ │ │ │ + mlaeq ip, lr, r6, r4 │ │ │ │ + eoreq r6, r9, r6, lsr #22 │ │ │ │ + andseq sp, r6, ip, lsl r4 │ │ │ │ + @ instruction: 0x00175dd8 │ │ │ │ + eoreq r6, r9, r0, asr sl │ │ │ │ + andseq sp, r6, r4, asr #6 │ │ │ │ + @ instruction: 0x00175cfc │ │ │ │ + eoreq r6, r9, r0, lsr sl │ │ │ │ + eoreq r4, ip, lr, ror r5 │ │ │ │ + andseq sp, r6, lr, lsl r3 │ │ │ │ + andseq r6, r6, r2, lsr #1 │ │ │ │ + @ instruction: 0x00175cd2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrdhi pc, [r8], pc @ │ │ │ │ strmi fp, [r4], -r4, lsl #1 │ │ │ │ ldrbtmi r4, [r8], #1549 @ 0x60d │ │ │ │ stmdbcs r0, {r1, r2, r4, r9, sl, lr} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ strtmi sp, [r8], -r2, asr #32 │ │ │ │ - stcl 7, cr15, [ip, #-500]! @ 0xfffffe0c │ │ │ │ + stc 7, cr15, [r4, #500]! @ 0x1f4 │ │ │ │ @ instruction: 0xf1023003 │ │ │ │ - mlavs r0, pc, sp, pc @ │ │ │ │ + eorvs pc, r0, r7, asr #26 │ │ │ │ strtmi r4, [r8], -r7, lsl #12 │ │ │ │ - stcl 7, cr15, [r4, #-500]! @ 0xfffffe0c │ │ │ │ + ldc 7, cr15, [ip, #500] @ 0x1f4 │ │ │ │ cdpcs 12, 0, cr1, cr0, cr1, {6} │ │ │ │ ldmdavs r3!, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ - blmi 8961ec <__read_chk@plt+0x830e18> │ │ │ │ + blmi 89617c <__read_chk@plt+0x830da8> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ - blmi 82fc0c <__read_chk@plt+0x7ca838> │ │ │ │ + blmi 82fb9c <__read_chk@plt+0x7ca7c8> │ │ │ │ strls r4, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldcl 7, cr15, [lr, #-500] @ 0xfffffe0c │ │ │ │ + ldc 7, cr15, [r6, #500] @ 0x1f4 │ │ │ │ @ instruction: 0xf77d4628 │ │ │ │ - stmdavs r3!, {r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r3, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf1042200 │ │ │ │ strmi r0, [r3], #-1300 @ 0xfffffaec │ │ │ │ - bmi 643694 <__read_chk@plt+0x5de2c0> │ │ │ │ + bmi 643624 <__read_chk@plt+0x5de250> │ │ │ │ @ instruction: 0xf0237923 │ │ │ │ @ instruction: 0xf043032a │ │ │ │ @ instruction: 0x7123032a │ │ │ │ andcc pc, r2, r8, asr r8 @ │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ ldreq pc, [ip, #-260] @ 0xfffffefc │ │ │ │ @ instruction: 0xf0b74630 │ │ │ │ andcs pc, r0, #1088 @ 0x440 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ eorvs r4, fp, r0, lsr #12 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf06241f0 │ │ │ │ - blmi 35695c <__read_chk@plt+0x2f1588> │ │ │ │ + blmi 3568ec <__read_chk@plt+0x2f1518> │ │ │ │ @ instruction: 0xe7ce447b │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ - blx fe8252d4 <__read_chk@plt+0xfe7bff00> │ │ │ │ - blmi 2e134c <__read_chk@plt+0x27bf78> │ │ │ │ + blx fe7a5264 <__read_chk@plt+0xfe73fe90> │ │ │ │ + blmi 2e12dc <__read_chk@plt+0x27bf08> │ │ │ │ @ instruction: 0xe7c6447b │ │ │ │ - ldrhteq r7, [r3], -r2 │ │ │ │ - eoreq r4, ip, r0, asr #10 │ │ │ │ - andseq r4, r6, r8, asr #15 │ │ │ │ + eorseq r7, r3, r2, lsr #10 │ │ │ │ + eoreq r4, ip, r4, asr #8 │ │ │ │ + andseq r4, r6, r0, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x0017a6bc │ │ │ │ - @ instruction: 0x0017a6ba │ │ │ │ - ldrdeq r4, [ip], -r0 @ │ │ │ │ + @ instruction: 0x0017a5d0 │ │ │ │ + andseq sl, r7, lr, asr #11 │ │ │ │ + ldrdeq r4, [ip], -r4 @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ addlt r4, r1, r6, lsl r6 │ │ │ │ @ instruction: 0x460c4a76 │ │ │ │ @ instruction: 0xf50d4699 │ │ │ │ - blmi 1e3bac0 <__read_chk@plt+0x1dd66ec> │ │ │ │ + blmi 1e3ba50 <__read_chk@plt+0x1dd667c> │ │ │ │ tstcc r8, sl, ror r4 │ │ │ │ strpl pc, [r2, #1293] @ 0x50d │ │ │ │ stmdavs pc, {r7, r9, sl, lr} @ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ ldrcc r5, [r4, #-2259] @ 0xfffff72d │ │ │ │ @ instruction: 0x4620311c │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ @@ -133187,32 +133159,32 @@ │ │ │ │ movwcc r9, #50436 @ 0xc504 │ │ │ │ @ instruction: 0xf50d3110 │ │ │ │ ldrcc r5, [r8, #-1410] @ 0xfffffa7e │ │ │ │ stmdavs r9, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ movwls r6, #10285 @ 0x282d │ │ │ │ @ instruction: 0xf7a69103 │ │ │ │ stmdavs r3!, {r0, r2, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx fe265d46 <__read_chk@plt+0xfe200972> │ │ │ │ + blx fe265cd6 <__read_chk@plt+0xfe200902> │ │ │ │ stmdbls r3, {r1, r9, fp, ip, pc} │ │ │ │ tstvs lr, pc, asr r2 │ │ │ │ stmdbcs r7, {r0, r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8a36199 │ │ │ │ cdpne 0, 14, cr11, cr11, cr10, {0} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r7!, {r0, r2, r3, r7, pc} │ │ │ │ rsble r2, r6, r0, lsl #30 │ │ │ │ strcc lr, [r0, -sp, asr #19] │ │ │ │ - bmi 1753150 <__read_chk@plt+0x16edd7c> │ │ │ │ + bmi 17530e0 <__read_chk@plt+0x16edd0c> │ │ │ │ vadd.f32 d26, d1, d6 │ │ │ │ strtmi r0, [r8], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0f9447a │ │ │ │ strtmi pc, [r8], -fp, lsl #31 │ │ │ │ @ instruction: 0xf8872500 │ │ │ │ stmdavs r7!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ - mrc2 1, 5, pc, cr12, cr11, {0} │ │ │ │ + mcr2 1, 3, pc, cr4, cr11, {0} @ │ │ │ │ @ instruction: 0x46406038 │ │ │ │ ldrtmi r6, [r9], -r7, lsr #16 │ │ │ │ @ instruction: 0xf7a562ff │ │ │ │ @ instruction: 0xf8d4fa27 │ │ │ │ rsbsvs sl, r8, r0 │ │ │ │ andspl pc, r4, sl, asr #17 │ │ │ │ ldrbmi r9, [r2], -r4, lsl #22 │ │ │ │ @@ -133231,41 +133203,41 @@ │ │ │ │ @ instruction: 0xf7a64620 │ │ │ │ @ instruction: 0xf8d4fce7 │ │ │ │ stmib r8, {pc}^ │ │ │ │ strbmi r9, [r1], -r4, lsl #10 │ │ │ │ strcc r9, [r1, #-2053] @ 0xfffff7fb │ │ │ │ andlt pc, sl, r8, lsr #17 │ │ │ │ @ instruction: 0xf9faf7a5 │ │ │ │ - bls 201644 <__read_chk@plt+0x19c270> │ │ │ │ + bls 2015d4 <__read_chk@plt+0x19c200> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ - bls 180528 <__read_chk@plt+0x11b154> │ │ │ │ - bcs 2e1cd0 <__read_chk@plt+0x27c8fc> │ │ │ │ + bls 1804b8 <__read_chk@plt+0x11b0e4> │ │ │ │ + bcs 2e1c60 <__read_chk@plt+0x27c88c> │ │ │ │ orrsvs r9, sl, r3, lsl #20 │ │ │ │ @ instruction: 0xf85762de │ │ │ │ - blcs f71e0 <__read_chk@plt+0x91e0c> │ │ │ │ - bmi d9bd5c <__read_chk@plt+0xd36988> │ │ │ │ + blcs f7170 <__read_chk@plt+0x91d9c> │ │ │ │ + bmi d9bcec <__read_chk@plt+0xd36918> │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ tstcc ip, ip, lsr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 122) │ │ │ │ stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ pop {r0, ip, sp, pc} │ │ │ │ - bmi b8b5b8 <__read_chk@plt+0xb261e4> │ │ │ │ + bmi b8b548 <__read_chk@plt+0xb26174> │ │ │ │ @ instruction: 0xf10dad08 │ │ │ │ movwls r0, #2584 @ 0xa18 │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ vpmax.s8 d20, d1, d23 │ │ │ │ ldrbmi r0, [r0], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0f9447a │ │ │ │ @ instruction: 0xf885ff21 │ │ │ │ stmdavs r5!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf11b4650 │ │ │ │ - eorvs pc, r8, r3, asr lr @ │ │ │ │ + strdvs pc, [r8], -fp @ │ │ │ │ stmdavs r5!, {r6, r9, sl, lr} │ │ │ │ rscvs r4, sp, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf9bef7a5 │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ @ instruction: 0xf8ca6068 │ │ │ │ @ instruction: 0xe7957014 │ │ │ │ @ instruction: 0xe7a269f7 │ │ │ │ @@ -133274,34 +133246,34 @@ │ │ │ │ andls r4, r1, #2046820352 @ 0x7a000000 │ │ │ │ vpmin.s8 d20, d1, d8 │ │ │ │ ldrtmi r0, [r8], -r1, lsl #2 │ │ │ │ @ instruction: 0xf0f9447a │ │ │ │ @ instruction: 0xf885feff │ │ │ │ stmdavs r5!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf11b4638 │ │ │ │ - eorvs pc, r8, r1, lsr lr @ │ │ │ │ + ldrdvs pc, [r8], -r9 @ │ │ │ │ stmdavs r5!, {r6, r9, sl, lr} │ │ │ │ rscvs r4, sp, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf99cf7a5 │ │ │ │ stmdbls r4, {r0, r1, r5, fp, sp, lr} │ │ │ │ andvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ bicsvs r6, r9, #104 @ 0x68 │ │ │ │ addsvs r6, sl, #-2147483625 @ 0x80000017 │ │ │ │ @ instruction: 0xf77de7a7 │ │ │ │ - svclt 0x0000e99c │ │ │ │ - eorseq r7, r3, ip, asr #7 │ │ │ │ + svclt 0x0000e9d4 │ │ │ │ + eorseq r7, r3, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r3, r4, lsr #7 │ │ │ │ - andseq r2, r7, r8, ror r7 │ │ │ │ + eorseq r7, r3, r4, lsl r4 │ │ │ │ + andseq r2, r7, ip, lsl #13 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r7, r3, r8, lsr #5 │ │ │ │ - eoreq r4, ip, r0, asr #6 │ │ │ │ - andseq r2, r7, r4, lsr #13 │ │ │ │ - strdeq r4, [ip], -ip @ │ │ │ │ - andseq r2, r7, r0, ror #12 │ │ │ │ + eorseq r7, r3, r8, lsl r3 │ │ │ │ + eoreq r4, ip, r4, asr #4 │ │ │ │ + @ instruction: 0x001725b8 │ │ │ │ + eoreq r4, ip, r0, lsl #4 │ │ │ │ + andseq r2, r7, r4, ror r5 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ umulllt r4, r3, r0, r6 │ │ │ │ @@ -133322,15 +133294,15 @@ │ │ │ │ tstcc r8, #134217730 @ 0x8000002 │ │ │ │ ldmdavs sl, {r0, r2, r9, sl, ip, pc} │ │ │ │ orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ andls r3, r3, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xf7a6681f │ │ │ │ stmdavs r3!, {r0, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blx fe2e5f60 <__read_chk@plt+0xfe280b8c> │ │ │ │ + blx fe2e5ef0 <__read_chk@plt+0xfe280b1c> │ │ │ │ stcge 2, cr6, [r8, #-372] @ 0xfffffe8c │ │ │ │ andshi pc, r0, r3, asr #17 │ │ │ │ andge pc, r8, r3, lsr #17 │ │ │ │ stc2 0, cr15, [ip], {249} @ 0xf9 │ │ │ │ strmi r6, [r7], #-2082 @ 0xfffff7de │ │ │ │ strcc r9, [r3, -r3, lsl #18] │ │ │ │ stmib r2, {r0, r1, r9, sl, lr}^ │ │ │ │ @@ -133341,89 +133313,89 @@ │ │ │ │ @ instruction: 0xf8d84628 │ │ │ │ andls r2, r1, #0 │ │ │ │ ldrbtmi r4, [sl], #-2617 @ 0xfffff5c7 │ │ │ │ mrc2 0, 3, pc, cr10, cr9, {7} │ │ │ │ strcs r4, [r0, #-1576] @ 0xfffff9d8 │ │ │ │ svcpl 0x00f8f886 │ │ │ │ @ instruction: 0xf11b6826 │ │ │ │ - eorsvs pc, r0, fp, lsr #27 │ │ │ │ + eorsvs pc, r0, r3, asr sp @ │ │ │ │ stmdavs r6!, {r3, r4, r6, r9, sl, lr} │ │ │ │ rscsvs r4, r6, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf916f7a5 │ │ │ │ orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ ldmdavs fp, {r1, r2, r8, fp, ip, pc} │ │ │ │ rsbsvs r4, r0, ip, asr #13 │ │ │ │ - blmi c2e4f8 <__read_chk@plt+0xbc9124> │ │ │ │ + blmi c2e488 <__read_chk@plt+0xbc90b4> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ andspl pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf8c90052 │ │ │ │ stmiapl fp, {r3, r5, sp}^ │ │ │ │ - blcs 101810 <__read_chk@plt+0x9c43c> │ │ │ │ + blcs 1017a0 <__read_chk@plt+0x9c3cc> │ │ │ │ @ instruction: 0xf8d8d140 │ │ │ │ cmplt lr, #20 │ │ │ │ movtlt r6, #47155 @ 0xb833 │ │ │ │ stmdacs r6, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strtmi r2, [r0], r0, lsl #10 │ │ │ │ and r4, r4, r4, ror #12 │ │ │ │ @ instruction: 0xf7a64640 │ │ │ │ @ instruction: 0xf8d8fbd5 │ │ │ │ - blls 2cb7c8 <__read_chk@plt+0x2663f4> │ │ │ │ + blls 2cb758 <__read_chk@plt+0x266384> │ │ │ │ stmib r9, {r0, r3, r6, r9, sl, lr}^ │ │ │ │ ldrbmi r3, [r8], -r4, lsl #10 │ │ │ │ andge pc, r8, r9, lsr #17 │ │ │ │ @ instruction: 0xf8a93501 │ │ │ │ @ instruction: 0xf7a5700a │ │ │ │ @ instruction: 0xf8d8f8e5 │ │ │ │ - blls 22f7e4 <__read_chk@plt+0x1ca410> │ │ │ │ + blls 22f774 <__read_chk@plt+0x1ca3a0> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ - blls 1fff38 <__read_chk@plt+0x19ab64> │ │ │ │ + blls 1ffec8 <__read_chk@plt+0x19aaf4> │ │ │ │ andsvs r6, r3, #212, 4 @ 0x4000000d │ │ │ │ orrsvs r9, r3, r3, lsl #22 │ │ │ │ svccs 0x0004f856 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ addvs r9, fp, #6144 @ 0x1800 │ │ │ │ bicsle r2, fp, r0, lsl #20 │ │ │ │ @ instruction: 0xf50d4a10 │ │ │ │ - blmi 3bbe10 <__read_chk@plt+0x356a3c> │ │ │ │ + blmi 3bbda0 <__read_chk@plt+0x3569cc> │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd107 │ │ │ │ andlt r5, r3, r1, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x601cf8d8 │ │ │ │ @ instruction: 0xf77de7bd │ │ │ │ - svclt 0x0000e8c6 │ │ │ │ - eorseq r7, r3, lr, lsr #3 │ │ │ │ + svclt 0x0000e8fe │ │ │ │ + eorseq r7, r3, lr, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r3, r8, lsl #3 │ │ │ │ - @ instruction: 0x0017a3de │ │ │ │ + ldrshteq r7, [r3], -r8 │ │ │ │ + @ instruction: 0x0017a2f2 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r7, r3, r6, ror r0 │ │ │ │ + eorseq r7, r3, r6, ror #1 │ │ │ │ ldrlt fp, [r0, #-808] @ 0xfffffcd8 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ ldrdcc fp, [r8], -r0 │ │ │ │ @ instruction: 0xfff2f7ff │ │ │ │ ldmdavs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0dab160 │ │ │ │ stmdavs r0!, {r0, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs sl, {r0, r1, fp, sp, lr} │ │ │ │ @ instruction: 0x4618b11a │ │ │ │ - @ instruction: 0xf9dcf102 │ │ │ │ + @ instruction: 0xf984f102 │ │ │ │ @ instruction: 0xf1026820 │ │ │ │ - stmdavs r3!, {r0, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0bd1d18 │ │ │ │ @ instruction: 0x4620f89f │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldmiblt r0, {r1, r8, ip, sp, lr, pc}^ │ │ │ │ + ldmdblt r8!, {r1, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -133434,16 +133406,16 @@ │ │ │ │ ldrmi fp, [r8], r7, lsl #1 │ │ │ │ ldrtpl pc, [lr], #-1293 @ 0xfffffaf3 @ │ │ │ │ @ instruction: 0xf50d447d │ │ │ │ @ instruction: 0xf60d563d │ │ │ │ @ instruction: 0x36147b58 │ │ │ │ cdpmi 6, 15, cr15, cr12, cr11, {5} │ │ │ │ @ instruction: 0xf6ab6824 │ │ │ │ - strls r4, [pc], #-3320 @ e78e4 <__read_chk@plt+0x82510> │ │ │ │ - bpl 825394 <__read_chk@plt+0x7bffc0> │ │ │ │ + strls r4, [pc], #-3320 @ e7874 <__read_chk@plt+0x824a0> │ │ │ │ + bpl 825324 <__read_chk@plt+0x7bff50> │ │ │ │ @ instruction: 0x473cf8df │ │ │ │ ldrbvs pc, [r1, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf5abab96 │ │ │ │ stmdbpl ip!, {r0, r1, r6, r8, fp, sp, lr} │ │ │ │ strpl pc, [r8, #-1707] @ 0xfffff955 │ │ │ │ eorsvs r6, r4, r4, lsr #16 │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ @@ -133455,15 +133427,15 @@ │ │ │ │ andvs r5, r4, ip, lsl #12 │ │ │ │ andspl pc, r8, fp, lsr #13 │ │ │ │ smlaltbvs pc, pc, fp, r5 @ │ │ │ │ andmi pc, r0, lr, asr #17 │ │ │ │ andmi pc, r0, ip, asr #17 │ │ │ │ andvs sl, r4, r6, lsr #21 │ │ │ │ andspl pc, r4, fp, lsr #13 │ │ │ │ - blge ff28c5b0 <__read_chk@plt+0xff2271dc> │ │ │ │ + blge ff28c540 <__read_chk@plt+0xff22716c> │ │ │ │ @ instruction: 0xf6ab9216 │ │ │ │ andvs r4, r4, ip, lsr #4 │ │ │ │ andpl pc, r4, fp, lsr #13 │ │ │ │ @ instruction: 0xf6ab9314 │ │ │ │ @ instruction: 0xf8ca4328 │ │ │ │ andvs r4, r4, r0 │ │ │ │ rscsmi pc, r4, fp, lsr #13 │ │ │ │ @@ -133529,71 +133501,71 @@ │ │ │ │ cmppmi r8, fp, lsr #13 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6ab600c │ │ │ │ andsvs r4, r4, r4, asr r1 │ │ │ │ andvs r9, ip, r5, lsl sl │ │ │ │ smlaltbvs pc, r5, fp, r5 @ │ │ │ │ andsvs r6, r4, ip, lsl r0 │ │ │ │ @ instruction: 0xf6ab600c │ │ │ │ - bls 5f7f90 <__read_chk@plt+0x592bbc> │ │ │ │ + bls 5f7f20 <__read_chk@plt+0x592b4c> │ │ │ │ andmi pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf6ab600c │ │ │ │ andsvs r4, r4, r8, asr #2 │ │ │ │ andvs r2, ip, r5, lsl #4 │ │ │ │ smlaltbmi pc, r4, fp, r6 @ │ │ │ │ @ instruction: 0xf6ab600c │ │ │ │ andvs r4, ip, ip, lsr r1 │ │ │ │ teqpmi r8, fp, lsr #13 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf6ab600c │ │ │ │ andvs r4, ip, r4, lsr r1 │ │ │ │ strne pc, [r4, #2271]! @ 0x8df │ │ │ │ @ instruction: 0xf77d4479 │ │ │ │ - @ instruction: 0xf8dfe80e │ │ │ │ + @ instruction: 0xf8dfe846 │ │ │ │ andcs r1, r5, #160, 10 @ 0x28000000 │ │ │ │ ldrbtmi r9, [r9], #-23 @ 0xffffffe9 │ │ │ │ @ instruction: 0xf77d4620 │ │ │ │ - @ instruction: 0xf8dfe806 │ │ │ │ + @ instruction: 0xf8dfe83e │ │ │ │ andcs r1, r5, #148, 10 @ 0x25000000 │ │ │ │ ldrbtmi r9, [r9], #-124 @ 0xffffff84 │ │ │ │ - @ instruction: 0xf77c4620 │ │ │ │ - @ instruction: 0xf8dfeffe │ │ │ │ + @ instruction: 0xf77d4620 │ │ │ │ + @ instruction: 0xf8dfe836 │ │ │ │ andcs r1, r5, #136, 10 @ 0x22000000 │ │ │ │ ldrbtmi r9, [r9], #-126 @ 0xffffff82 │ │ │ │ - @ instruction: 0xf77c4620 │ │ │ │ - @ instruction: 0xf8dfeff6 │ │ │ │ + @ instruction: 0xf77d4620 │ │ │ │ + @ instruction: 0xf8dfe82e │ │ │ │ andcs r1, r5, #124, 10 @ 0x1f000000 │ │ │ │ ldrbtmi r9, [r9], #-122 @ 0xffffff86 │ │ │ │ - @ instruction: 0xf77c4620 │ │ │ │ - @ instruction: 0xf8dfefee │ │ │ │ + @ instruction: 0xf77d4620 │ │ │ │ + @ instruction: 0xf8dfe826 │ │ │ │ andcs r1, r5, #112, 10 @ 0x1c000000 │ │ │ │ ldrbtmi r4, [r9], #-1665 @ 0xfffff97f │ │ │ │ - @ instruction: 0xf77c4620 │ │ │ │ - @ instruction: 0xf8dfefe6 │ │ │ │ + @ instruction: 0xf77d4620 │ │ │ │ + @ instruction: 0xf8dfe81e │ │ │ │ andcs r1, r5, #100, 10 @ 0x19000000 │ │ │ │ ldrbtmi r9, [r9], #-115 @ 0xffffff8d │ │ │ │ - @ instruction: 0xf77c4620 │ │ │ │ - @ instruction: 0xf6abefde │ │ │ │ + @ instruction: 0xf77d4620 │ │ │ │ + @ instruction: 0xf6abe816 │ │ │ │ @ instruction: 0xf8df4318 │ │ │ │ rsbls r1, r9, r4, asr r5 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ @ instruction: 0xf0fb601c │ │ │ │ - vst1.16 {d15-d16}, [r8], r5 │ │ │ │ + vst2. {d15,d17}, [r8 :128]! │ │ │ │ tstls r2, #128, 6 │ │ │ │ movwcc pc, #1032 @ 0x408 @ │ │ │ │ vst2.8 {d9-d12}, [r8 :64], sl │ │ │ │ @ instruction: 0x932e2380 │ │ │ │ movwcs pc, #1032 @ 0x408 @ │ │ │ │ vst2.16 {d9-d12}, [r8], r2 │ │ │ │ cmnls r6, #0, 6 │ │ │ │ orrne pc, r0, #24, 8 @ 0x18000000 │ │ │ │ svclt 0x001b933e │ │ │ │ teqpne ip, #8, 8 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ ldmdbeq fp, {r1, r2, r3, r4, r5, r8, r9, fp, ip, pc}^ │ │ │ │ vst2.16 {d9-d12}, [r8 :128], r2 │ │ │ │ - blcs f0740 <__read_chk@plt+0x8b36c> │ │ │ │ + blcs f06d0 <__read_chk@plt+0x8b2fc> │ │ │ │ andhi pc, r2, r1 │ │ │ │ strcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ tstls r3, #2063597568 @ 0x7b000000 │ │ │ │ strcc pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ strcc pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ cmnls sp, #2063597568 @ 0x7b000000 │ │ │ │ @@ -133626,15 +133598,15 @@ │ │ │ │ @ instruction: 0xf50d9567 │ │ │ │ @ instruction: 0x973665d3 │ │ │ │ strbls r3, [r0, #-2600]! @ 0xfffff5d8 │ │ │ │ ldrbvs pc, [fp, #1293] @ 0x50d @ │ │ │ │ @ instruction: 0xf60d9411 │ │ │ │ strbls r2, [r1, #-1880]! @ 0xfffff8a8 │ │ │ │ strbvs pc, [r3, #1293] @ 0x50d @ │ │ │ │ - ldrbls r6, [pc, #-28] @ e7bc8 <__read_chk@plt+0x827f4> │ │ │ │ + ldrbls r6, [pc, #-28] @ e7b58 <__read_chk@plt+0x82784> │ │ │ │ strbvs pc, [fp, #1293]! @ 0x50d @ │ │ │ │ @ instruction: 0xf50d9549 │ │ │ │ strbls r6, [sl, #-1531] @ 0xfffffa05 │ │ │ │ ldrbeq pc, [r8, #-1549] @ 0xfffff9f3 @ │ │ │ │ @ instruction: 0xf60d954b │ │ │ │ strbls r0, [r5, #-1496]! @ 0xfffffa28 │ │ │ │ strvs pc, [r3, #1293]! @ 0x50d │ │ │ │ @@ -133648,15 +133620,15 @@ │ │ │ │ strbls r2, [lr, #-1304] @ 0xfffffae8 │ │ │ │ ldrcs pc, [r8, #1549] @ 0x60d │ │ │ │ @ instruction: 0xf60d954f │ │ │ │ @ instruction: 0x96513598 │ │ │ │ strvs pc, [r9], sp, lsl #10 │ │ │ │ cmpvs r9, #112, 2 │ │ │ │ andls r9, sl, #96, 18 @ 0x180000 │ │ │ │ - bge ffd3fda4 <__read_chk@plt+0xffcda9d0> │ │ │ │ + bge ffd3fd34 <__read_chk@plt+0xffcda960> │ │ │ │ rsbls r9, sl, #112197632 @ 0x6b00000 │ │ │ │ @ instruction: 0x463260da │ │ │ │ strbls r9, [r5, #-3665] @ 0xfffff1af │ │ │ │ ldrmi pc, [r8, #-1549] @ 0xfffff9f3 │ │ │ │ vand d6, d13, d14 │ │ │ │ strbls r4, [r4, #-1652]! @ 0xfffff98c │ │ │ │ ldrbmi pc, [r8, #1549] @ 0x60d @ │ │ │ │ @@ -133723,15 +133695,15 @@ │ │ │ │ @ instruction: 0xf8c39687 │ │ │ │ @ instruction: 0xf1a06088 │ │ │ │ strls r0, [r8], r8, lsr #12 │ │ │ │ addvs pc, ip, r3, asr #17 │ │ │ │ ldrteq pc, [ip], -r2, lsr #3 @ │ │ │ │ @ instruction: 0xf8c39689 │ │ │ │ @ instruction: 0xf1a26090 │ │ │ │ - bls ea95a8 <__read_chk@plt+0xe441d4> │ │ │ │ + bls ea9538 <__read_chk@plt+0xe44164> │ │ │ │ @ instruction: 0xf8c3992d │ │ │ │ @ instruction: 0x968a10b8 │ │ │ │ addsvs pc, r4, r3, asr #17 │ │ │ │ ldrteq pc, [r4], -r2, lsr #3 @ │ │ │ │ @ instruction: 0xf8c3965d │ │ │ │ @ instruction: 0xf1a26098 │ │ │ │ stmdals r4, {r3, r9, sl}^ │ │ │ │ @@ -133745,15 +133717,15 @@ │ │ │ │ @ instruction: 0xf8c39082 │ │ │ │ @ instruction: 0xf1a100b0 │ │ │ │ stmdbls r5, {r2, r3, r5}^ │ │ │ │ @ instruction: 0xf8c3905b │ │ │ │ @ instruction: 0xf1a200b4 │ │ │ │ eorls r0, r0, r0, lsr r0 │ │ │ │ adcseq pc, ip, r3, asr #17 │ │ │ │ - bls bafa00 <__read_chk@plt+0xb4a62c> │ │ │ │ + bls baf990 <__read_chk@plt+0xb4a5bc> │ │ │ │ @ instruction: 0xf8c39021 │ │ │ │ @ instruction: 0xf1a100c0 │ │ │ │ stmdbls r4!, {r3, r4}^ │ │ │ │ @ instruction: 0xf8c3968b │ │ │ │ @ instruction: 0xf1a760a4 │ │ │ │ eorsls r0, r1, r8, lsr r6 │ │ │ │ @ instruction: 0xf8c39680 │ │ │ │ @@ -133774,158 +133746,158 @@ │ │ │ │ sbcseq pc, r4, r3, asr #17 │ │ │ │ subsmi pc, ip, sp, lsl #12 │ │ │ │ teqls r8, r4, lsr #18 │ │ │ │ rscne pc, r0, r3, asr #17 │ │ │ │ teqpeq r8, r2, lsr #3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8c39139 │ │ │ │ @ instruction: 0xf1a210e4 │ │ │ │ - bls 12e8264 <__read_chk@plt+0x1282e90> │ │ │ │ + bls 12e81f4 <__read_chk@plt+0x1282e20> │ │ │ │ stmib r3, {r1, r2, r7, ip, pc}^ │ │ │ │ @ instruction: 0x46200636 │ │ │ │ teqls sl, r0, lsr #20 │ │ │ │ rscne pc, r8, r3, asr #17 │ │ │ │ msrpl (UNDEF: 100), sp │ │ │ │ @ instruction: 0xf8c3923b │ │ │ │ @ instruction: 0xf50d20ec │ │ │ │ pkhtbls r6, r4, r9, asr #4 │ │ │ │ stmib r3, {r0, r1, r2, r3, r4, r5, r6, r9, ip, pc}^ │ │ │ │ andcs r1, r0, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xf8c39143 │ │ │ │ eorcs r2, ip, #248 @ 0xf8 │ │ │ │ @ instruction: 0xf77c2100 │ │ │ │ - @ instruction: 0xf855eae8 │ │ │ │ + @ instruction: 0xf855eb20 │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ - blls 3dc650 <__read_chk@plt+0x37727c> │ │ │ │ - blcs f9688 <__read_chk@plt+0x942b4> │ │ │ │ + blls 3dc5e0 <__read_chk@plt+0x37720c> │ │ │ │ + blcs f9618 <__read_chk@plt+0x94244> │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ svcvs 0x00db8672 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbmi r4!, {r1, r2, r3, r5, r6, r9, sl, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e36c8 <__read_chk@plt+0x37e2f4> │ │ │ │ - blcs 101f08 <__read_chk@plt+0x9cb34> │ │ │ │ + blls 3e3738 <__read_chk@plt+0x37e364> │ │ │ │ + blcs 101e98 <__read_chk@plt+0x9cac4> │ │ │ │ ldrhi pc, [sl], #-7 │ │ │ │ - blcs 103e10 <__read_chk@plt+0x9ea3c> │ │ │ │ - ldrbthi pc, [pc], #-65 @ e7ea8 <__read_chk@plt+0x82ad4> @ │ │ │ │ + blcs 103da0 <__read_chk@plt+0x9e9cc> │ │ │ │ + ldrbthi pc, [pc], #-65 @ e7e38 <__read_chk@plt+0x82a64> @ │ │ │ │ ldrbtmi r4, [fp], #-2925 @ 0xfffff493 │ │ │ │ ldrbpl pc, [sl, #1293]! @ 0x50d @ │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ vqrshl.s8 d19, d8, d0 │ │ │ │ @ instruction: 0xf1a513f5 │ │ │ │ ldrmi r0, [r9], -r8, lsl #12 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ - stmda r6, {r0, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr!, {r0, r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r3], -r7, lsl #4 │ │ │ │ @ instruction: 0x26004611 │ │ │ │ @ instruction: 0xf8852005 │ │ │ │ @ instruction: 0xf01b61ec │ │ │ │ stmdbmi r2!, {r0, r4, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - andcs lr, r7, #228, 26 @ 0x3900 │ │ │ │ + andcs lr, r7, #28, 28 @ 0x1c0 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf01b2005 │ │ │ │ ldrtmi pc, [r0], -r5, asr #25 @ │ │ │ │ @ instruction: 0xf800f01d │ │ │ │ andcs r4, r0, fp, asr fp │ │ │ │ ldrbtmi r4, [r9], #-2395 @ 0xfffff6a5 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [sl], -r5, lsl #7 │ │ │ │ andsvs r4, r0, r9, asr fp │ │ │ │ @ instruction: 0xf85a2205 │ │ │ │ tstls ip, #3 │ │ │ │ - blmi 16bff78 <__read_chk@plt+0x165aba4> │ │ │ │ + blmi 16bff08 <__read_chk@plt+0x165ab34> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, sp, lsl r3 │ │ │ │ @ instruction: 0xf85a4b55 │ │ │ │ movwls r3, #36867 @ 0x9003 │ │ │ │ - blmi 15fff8c <__read_chk@plt+0x159abb8> │ │ │ │ + blmi 15fff1c <__read_chk@plt+0x159ab48> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r5, ror r3 │ │ │ │ @ instruction: 0xf85a4b52 │ │ │ │ @ instruction: 0x932f3003 │ │ │ │ - blmi 153ffa0 <__read_chk@plt+0x14dabcc> │ │ │ │ + blmi 153ff30 <__read_chk@plt+0x14dab5c> │ │ │ │ andvs pc, r3, sl, asr r8 @ │ │ │ │ eorsvs r4, r0, r0, asr fp │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r8, lsl r3 │ │ │ │ @ instruction: 0xf85a4b4e │ │ │ │ cmnls r8, #3 │ │ │ │ - blmi 143ffbc <__read_chk@plt+0x13dabe8> │ │ │ │ + blmi 143ff4c <__read_chk@plt+0x13dab78> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r7, ror r3 │ │ │ │ @ instruction: 0xf85a4b4b │ │ │ │ tstls r9, #3 │ │ │ │ - blmi 137ffd0 <__read_chk@plt+0x131abfc> │ │ │ │ + blmi 137ff60 <__read_chk@plt+0x131ab8c> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, fp, lsl r3 │ │ │ │ @ instruction: 0xf85a4b48 │ │ │ │ teqls pc, #3 │ │ │ │ - blmi 12bffe4 <__read_chk@plt+0x125ac10> │ │ │ │ + blmi 12bff74 <__read_chk@plt+0x125aba0> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r3, lsr r3 │ │ │ │ @ instruction: 0xf85a4b45 │ │ │ │ cmnls r2, #3 │ │ │ │ - blmi 11ffff8 <__read_chk@plt+0x119ac24> │ │ │ │ + blmi 11fff88 <__read_chk@plt+0x119abb4> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r9, asr r3 │ │ │ │ @ instruction: 0xf85a4b42 │ │ │ │ tstls pc, #3 │ │ │ │ - blmi 114000c <__read_chk@plt+0x10dac38> │ │ │ │ + blmi 113ff9c <__read_chk@plt+0x10dabc8> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r9, r8, r9, ror r3 │ │ │ │ @ instruction: 0xf85a4b3f │ │ │ │ eorvs r5, r8, r3 │ │ │ │ - ldcl 7, cr15, [r6, #-496]! @ 0xfffffe10 │ │ │ │ - @ instruction: 0xf980f11b │ │ │ │ + stc 7, cr15, [lr, #496]! @ 0x1f0 │ │ │ │ + @ instruction: 0xf928f11b │ │ │ │ rsccc pc, ip, #179306496 @ 0xab00000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blmi f04424 <__read_chk@plt+0xe9f050> │ │ │ │ + blmi f043b4 <__read_chk@plt+0xe9efe0> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, pc} │ │ │ │ cmnle sp, r0, lsl #22 │ │ │ │ - blls d0e814 <__read_chk@plt+0xca9440> │ │ │ │ - bcs f6c4c <__read_chk@plt+0x91878> │ │ │ │ + blls d0e7a4 <__read_chk@plt+0xca93d0> │ │ │ │ + bcs f6bdc <__read_chk@plt+0x91808> │ │ │ │ ldmdavs r0, {r0, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ stmdavs r0, {r3, r5, r8, ip, sp, pc} │ │ │ │ orrls fp, sp, #24, 2 │ │ │ │ - @ instruction: 0xf964f11b │ │ │ │ + @ instruction: 0xf90cf11b │ │ │ │ andsvs r9, r8, sp, lsl #23 │ │ │ │ - blcs 10ec4c <__read_chk@plt+0xa9878> │ │ │ │ - blls 109c5a0 <__read_chk@plt+0x10371cc> │ │ │ │ + blcs 10ebdc <__read_chk@plt+0xa9808> │ │ │ │ + blls 109c530 <__read_chk@plt+0x103715c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 7896b0 <__read_chk@plt+0x7242dc> │ │ │ │ + blls 789640 <__read_chk@plt+0x72426c> │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls c88fc4 <__read_chk@plt+0xc23bf0> │ │ │ │ + blls c88f54 <__read_chk@plt+0xc23b80> │ │ │ │ @ instruction: 0xf0072b00 │ │ │ │ stmdami r7!, {r0, r1, r2, r7, r8, r9, sl, pc} │ │ │ │ subs r4, sl, r8, ror r4 │ │ │ │ - ldrhteq r6, [r3], -r8 │ │ │ │ + eorseq r7, r3, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r6, r3, r2, lsl pc │ │ │ │ - andseq sl, r7, r4, lsl #2 │ │ │ │ - andseq sl, r7, lr, lsl r1 │ │ │ │ - andseq sl, r7, r6, lsr #2 │ │ │ │ - andseq sl, r7, sl, lsr #2 │ │ │ │ - andseq sl, r7, r2, lsr r1 │ │ │ │ - andseq sl, r7, r2, lsr r1 │ │ │ │ - andseq sl, r7, r2, lsr r1 │ │ │ │ - andseq sl, r7, r6, lsr r1 │ │ │ │ + eorseq r6, r3, r2, lsl #31 │ │ │ │ + andseq sl, r7, r8, lsl r0 │ │ │ │ + andseq sl, r7, r2, lsr r0 │ │ │ │ + andseq sl, r7, sl, lsr r0 │ │ │ │ + andseq sl, r7, lr, lsr r0 │ │ │ │ + andseq sl, r7, r6, asr #32 │ │ │ │ + andseq sl, r7, r6, asr #32 │ │ │ │ + andseq sl, r7, r6, asr #32 │ │ │ │ + andseq sl, r7, sl, asr #32 │ │ │ │ andeq sl, r0, r5, lsl #15 │ │ │ │ andeq r9, r0, r1, lsr #10 │ │ │ │ andeq fp, r0, r1, lsr #4 │ │ │ │ - andseq r9, r7, r0, asr #27 │ │ │ │ - mulseq r7, r6, ip │ │ │ │ - @ instruction: 0x00179db0 │ │ │ │ + @ instruction: 0x00179cd4 │ │ │ │ + andseq r9, r7, sl, lsr #23 │ │ │ │ + andseq r9, r7, r4, asr #25 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ - andseq sp, r6, r2, asr #31 │ │ │ │ + @ instruction: 0x0016ded6 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ andeq r1, r0, r8, lsr #9 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror #14 │ │ │ │ andeq r1, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ @@ -133937,1659 +133909,1659 @@ │ │ │ │ andeq r0, r0, r0, lsl sp │ │ │ │ andeq r0, r0, r4, lsr #30 │ │ │ │ andeq r1, r0, r8, ror r2 │ │ │ │ andeq r1, r0, r4, ror #9 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r9, r7, r4, ror #22 │ │ │ │ - blls d0e8f0 <__read_chk@plt+0xca951c> │ │ │ │ - bcs f6d08 <__read_chk@plt+0x91934> │ │ │ │ + andseq r9, r7, r8, ror sl │ │ │ │ + blls d0e880 <__read_chk@plt+0xca94ac> │ │ │ │ + bcs f6c98 <__read_chk@plt+0x918c4> │ │ │ │ stmdals fp, {r0, r4, r7, r8, ip, lr, pc} │ │ │ │ - blls 580130 <__read_chk@plt+0x51ad5c> │ │ │ │ + blls 5800c0 <__read_chk@plt+0x51acec> │ │ │ │ addsle r2, r8, r0, lsl #22 │ │ │ │ - beq ff626454 <__read_chk@plt+0xff5c1080> │ │ │ │ + beq ff6263e4 <__read_chk@plt+0xff5c1010> │ │ │ │ @ instruction: 0xf11b4478 │ │ │ │ - @ instruction: 0xf6abf8f3 │ │ │ │ + @ instruction: 0xf6abf89b │ │ │ │ andcs r3, r0, #236, 6 @ 0xb0000003 │ │ │ │ andsvs r4, r8, #17825792 @ 0x1100000 │ │ │ │ @ instruction: 0xf0619811 │ │ │ │ @ instruction: 0xf8dffef7 │ │ │ │ - blls 36ebf4 <__read_chk@plt+0x309820> │ │ │ │ + blls 36eb84 <__read_chk@plt+0x3097b0> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ eorvs r2, fp, r0 │ │ │ │ - ldcl 7, cr15, [r6], {124} @ 0x7c │ │ │ │ - @ instruction: 0xf8e0f11b │ │ │ │ + stc 7, cr15, [lr, #-496] @ 0xfffffe10 │ │ │ │ + @ instruction: 0xf888f11b │ │ │ │ msrcc (UNDEF: 104), fp │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 1ac4548 <__read_chk@plt+0x1a5f174> │ │ │ │ + blls 1ac44d8 <__read_chk@plt+0x1a5f104> │ │ │ │ ldreq pc, [r4, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b10a │ │ │ │ - blls 3a9558 <__read_chk@plt+0x344184> │ │ │ │ + blls 3a94e8 <__read_chk@plt+0x344114> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs r8, {r1, r2, r3, r4, r5, r7, r8, pc} │ │ │ │ stmdavs r0, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf11bb108 │ │ │ │ - andcs pc, r0, #12910592 @ 0xc50000 │ │ │ │ + andcs pc, r0, #7143424 @ 0x6d0000 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf061980a │ │ │ │ @ instruction: 0xf8dffecb │ │ │ │ andcs r1, r5, #108, 20 @ 0x6c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip], #496 @ 0x1f0 │ │ │ │ + stcl 7, cr15, [r4], #496 @ 0x1f0 │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ ldmdals r0!, {r1, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf92af7ff │ │ │ │ - bne 15264e4 <__read_chk@plt+0x14c1110> │ │ │ │ + bne 1526474 <__read_chk@plt+0x14c10a0> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e33ec <__read_chk@plt+0x37e018> │ │ │ │ + blls 3e345c <__read_chk@plt+0x37e088> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr} │ │ │ │ ldmvs r2, {r1, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7ff986a │ │ │ │ @ instruction: 0xf8dff91b │ │ │ │ andcs r1, r5, #56, 20 @ 0x38000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [lr], {124} @ 0x7c │ │ │ │ + stcl 7, cr15, [r6], {124} @ 0x7c │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ ldmdals r1, {r1, r4, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf90cf7ff │ │ │ │ - bne 826520 <__read_chk@plt+0x7c114c> │ │ │ │ + bne 8264b0 <__read_chk@plt+0x7c10dc> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e33b0 <__read_chk@plt+0x37dfdc> │ │ │ │ + blls 3e3420 <__read_chk@plt+0x37e04c> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr} │ │ │ │ ldmdbvs r2, {r1, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7ff986b │ │ │ │ @ instruction: 0xf8dff8fd │ │ │ │ andcs r1, r5, #4, 20 @ 0x4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r0], #-496 @ 0xfffffe10 │ │ │ │ + stc 7, cr15, [r8], #496 @ 0x1f0 │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ - bcs 10223c <__read_chk@plt+0x9ce68> │ │ │ │ + bcs 1021cc <__read_chk@plt+0x9cdf8> │ │ │ │ ldrbhi pc, [r2], #0 @ │ │ │ │ ldmdals r1!, {r1, r4, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8ecf7ff │ │ │ │ ldmdavs sl, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ - bvs 15945f0 <__read_chk@plt+0x152f21c> │ │ │ │ + bvs 1594580 <__read_chk@plt+0x152f1ac> │ │ │ │ strbmi r9, [r9], -sp, ror #16 │ │ │ │ @ instruction: 0xf8e4f7ff │ │ │ │ ldmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e3360 <__read_chk@plt+0x37df8c> │ │ │ │ + blls 3e33d0 <__read_chk@plt+0x37dffc> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr} │ │ │ │ ldmibvs r2, {r1, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff986c │ │ │ │ @ instruction: 0xf8dff8d5 │ │ │ │ andcs r1, r5, #188, 18 @ 0x2f0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcrr 7, 7, pc, r8, cr12 @ │ │ │ │ + stc 7, cr15, [r0], {124} @ 0x7c │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ stmdals lr!, {r1, r4, r6, r7, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8c6f7ff │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e3324 <__read_chk@plt+0x37df50> │ │ │ │ + blls 3e3394 <__read_chk@plt+0x37dfc0> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr} │ │ │ │ - bvs fe59464c <__read_chk@plt+0xfe52f278> │ │ │ │ + bvs fe5945dc <__read_chk@plt+0xfe52f208> │ │ │ │ @ instruction: 0xf7ff9868 │ │ │ │ @ instruction: 0xf8dff8b7 │ │ │ │ andcs r1, r5, #136, 18 @ 0x220000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [sl], #-496 @ 0xfffffe10 │ │ │ │ + stcl 7, cr15, [r2], #-496 @ 0xfffffe10 │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ ldmdals r4, {r1, r4, r6, r7, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8a8f7ff │ │ │ │ stmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e32e8 <__read_chk@plt+0x37df14> │ │ │ │ + blls 3e3358 <__read_chk@plt+0x37df84> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr} │ │ │ │ - blvs 594688 <__read_chk@plt+0x52f2b4> │ │ │ │ + blvs 594618 <__read_chk@plt+0x52f244> │ │ │ │ @ instruction: 0xf7ff986f │ │ │ │ @ instruction: 0xf8dff899 │ │ │ │ andcs r1, r5, #84, 18 @ 0x150000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip], {124} @ 0x7c │ │ │ │ + mcrr 7, 7, pc, r4, cr12 @ │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ tstlt r2, sl, lsl r8 │ │ │ │ ldmdals r0!, {r1, r4, r6, r8, r9, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf88af7ff │ │ │ │ ldmdbcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdbne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 16302b0 <__read_chk@plt+0x15caedc> │ │ │ │ + bls 1630240 <__read_chk@plt+0x15cae6c> │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11bebf8 │ │ │ │ - blls 3e62c8 <__read_chk@plt+0x380ef4> │ │ │ │ + @ instruction: 0xf11aec30 │ │ │ │ + blls 3e80f8 <__read_chk@plt+0x382d24> │ │ │ │ sbcseq pc, r4, #179306496 @ 0xab00000 │ │ │ │ ldmdbvc r3, {r0, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ stcvs 1, cr11, [fp, #356] @ 0x164 │ │ │ │ - blls 41480c <__read_chk@plt+0x3af438> │ │ │ │ + blls 41479c <__read_chk@plt+0x3af3c8> │ │ │ │ ldmdavs fp, {r5, r6, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ stclvs 2, cr8, [r8, #552] @ 0x228 │ │ │ │ @ instruction: 0xf9e4f0b5 │ │ │ │ andcs r6, r0, #40 @ 0x28 │ │ │ │ @ instruction: 0x46119855 │ │ │ │ ldc2l 0, cr15, [r0, #388]! @ 0x184 │ │ │ │ stmiacc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmiane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - bls 1670308 <__read_chk@plt+0x160af34> │ │ │ │ + bls 1670298 <__read_chk@plt+0x160aec4> │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11aebcc │ │ │ │ - blls 3e8270 <__read_chk@plt+0x382e9c> │ │ │ │ + @ instruction: 0xf11aec04 │ │ │ │ + blls 3e80a0 <__read_chk@plt+0x382ccc> │ │ │ │ adceq pc, r8, #179306496 @ 0xab00000 │ │ │ │ ldmdbvc r3, {r0, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ cdpvs 1, 0, cr11, cr11, cr9, {3} │ │ │ │ - blls 4148a4 <__read_chk@plt+0x3af4d0> │ │ │ │ - blcs 1023a8 <__read_chk@plt+0x9cfd4> │ │ │ │ + blls 414834 <__read_chk@plt+0x3af460> │ │ │ │ + blcs 102338 <__read_chk@plt+0x9cf64> │ │ │ │ subshi pc, sl, #1 │ │ │ │ @ instruction: 0xf1a39b61 │ │ │ │ cdpvs 5, 4, cr0, cr8, cr12, {0} │ │ │ │ @ instruction: 0xf9b6f0b5 │ │ │ │ andcs r6, r0, #40 @ 0x28 │ │ │ │ @ instruction: 0x46119856 │ │ │ │ stc2l 0, cr15, [r2, #388] @ 0x184 │ │ │ │ ldmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 1870364 <__read_chk@plt+0x180af90> │ │ │ │ + bls 18702f4 <__read_chk@plt+0x180af20> │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11aeb9e │ │ │ │ - blls 3e8214 <__read_chk@plt+0x382e40> │ │ │ │ + @ instruction: 0xf11aebd6 │ │ │ │ + blls 3e8044 <__read_chk@plt+0x382c70> │ │ │ │ subsne pc, r8, #179306496 @ 0xab00000 │ │ │ │ ldmdbvc r3, {r0, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ stcvs 1, cr11, [fp, #-388] @ 0xfffffe7c │ │ │ │ - blls 4148e0 <__read_chk@plt+0x3af50c> │ │ │ │ - blcs 102404 <__read_chk@plt+0x9d030> │ │ │ │ + blls 414870 <__read_chk@plt+0x3af49c> │ │ │ │ + blcs 102394 <__read_chk@plt+0x9cfc0> │ │ │ │ eorshi pc, r6, #1 │ │ │ │ vldrne d9, [sp, #-380] @ 0xfffffe84 │ │ │ │ @ instruction: 0xf0b56d48 │ │ │ │ eorvs pc, r8, r9, lsl #19 │ │ │ │ ldmdals lr, {r9, sp}^ │ │ │ │ @ instruction: 0xf0614611 │ │ │ │ @ instruction: 0xf8dffd95 │ │ │ │ - blls 9ae4c8 <__read_chk@plt+0x9490f4> │ │ │ │ + blls 9ae458 <__read_chk@plt+0x949084> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ eorsvs r2, r3, r0 │ │ │ │ - bl 1e261b4 <__read_chk@plt+0x1dc0de0> │ │ │ │ - @ instruction: 0xff7ef11a │ │ │ │ + bl fec26144 <__read_chk@plt+0xfebc0d70> │ │ │ │ + @ instruction: 0xff26f11a │ │ │ │ mvnsvs pc, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls e4480c <__read_chk@plt+0xddf438> │ │ │ │ + blls e4479c <__read_chk@plt+0xddf3c8> │ │ │ │ ldreq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b90a │ │ │ │ - blls 3a987c <__read_chk@plt+0x3444a8> │ │ │ │ - blcs 10245c <__read_chk@plt+0x9d088> │ │ │ │ + blls 3a980c <__read_chk@plt+0x344438> │ │ │ │ + blcs 1023ec <__read_chk@plt+0x9d018> │ │ │ │ cmpphi r6, r1 @ p-variant is OBSOLETE │ │ │ │ ldrdeq pc, [r8], r3 │ │ │ │ - blx 12a4580 <__read_chk@plt+0x123f1ac> │ │ │ │ + blx 12a4510 <__read_chk@plt+0x123f13c> │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff60f11a │ │ │ │ + @ instruction: 0xff08f11a │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ stmdals r3!, {r0, r4, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r6, #-388]! @ 0xfffffe7c │ │ │ │ @ instruction: 0xf8df9b2f │ │ │ │ andcs r1, r0, r8, ror #15 │ │ │ │ andsvs r9, sl, r2, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - bl 1226214 <__read_chk@plt+0x11c0e40> │ │ │ │ - @ instruction: 0xff4ef11a │ │ │ │ + bl 20261a4 <__read_chk@plt+0x1fc0dd0> │ │ │ │ + mrc2 1, 7, pc, cr6, cr10, {0} │ │ │ │ msreq R12_usr, fp │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 134486c <__read_chk@plt+0x12df498> │ │ │ │ + blls 13447fc <__read_chk@plt+0x12df428> │ │ │ │ ldreq pc, [r0, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b10a │ │ │ │ - blls 3a986c <__read_chk@plt+0x344498> │ │ │ │ + blls 3a97fc <__read_chk@plt+0x344428> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r0, r3, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d383a5 │ │ │ │ @ instruction: 0xf0610080 │ │ │ │ tstplt r0, r3, lsl sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #45, 30 @ 0xb4 │ │ │ │ + andcs pc, r0, #3408 @ 0xd50 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0619822 │ │ │ │ - blls 1e67944 <__read_chk@plt+0x1e02570> │ │ │ │ + blls 1e678d4 <__read_chk@plt+0x1e02500> │ │ │ │ @ instruction: 0x1784f8df │ │ │ │ - bls 9f0480 <__read_chk@plt+0x98b0ac> │ │ │ │ + bls 9f0410 <__read_chk@plt+0x98b03c> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11aeb12 │ │ │ │ - vcvt.s32.f32 d15, d11, #21 │ │ │ │ - blls 404bc4 <__read_chk@plt+0x39f7f0> │ │ │ │ + @ instruction: 0xf11aeb4a │ │ │ │ + vqrdmlah.s32 d15, d27, d3[0] │ │ │ │ + blls 404b54 <__read_chk@plt+0x39f780> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1039b35 │ │ │ │ tstlt sl, r8, lsl #10 │ │ │ │ ldreq pc, [r0, #-259] @ 0xfffffefd │ │ │ │ - blcs 10f0e0 <__read_chk@plt+0xa9d0c> │ │ │ │ + blcs 10f070 <__read_chk@plt+0xa9c9c> │ │ │ │ cmnphi r3, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs 102528 <__read_chk@plt+0x9d154> │ │ │ │ + blcs 1024b8 <__read_chk@plt+0x9d0e4> │ │ │ │ msrhi SPSR_fsxc, #0 │ │ │ │ ldrdeq pc, [ip], r3 │ │ │ │ @ instruction: 0xf9e0f061 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - mrc2 1, 7, pc, cr10, cr10, {0} │ │ │ │ + mcr2 1, 5, pc, cr2, cr10, {0} @ │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ stmdals r4!, {r0, r4, r9, sl, lr} │ │ │ │ stc2 0, cr15, [r0, #-388] @ 0xfffffe7c │ │ │ │ @ instruction: 0xf8df9b77 │ │ │ │ andcs r1, r0, r4, lsr #14 │ │ │ │ andsvs r9, sl, r5, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - b ff8a62e0 <__read_chk@plt+0xff840f0c> │ │ │ │ - mcr2 1, 7, pc, cr8, cr10, {0} @ │ │ │ │ + bl 6a6270 <__read_chk@plt+0x640e9c> │ │ │ │ + mrc2 1, 4, pc, cr0, cr10, {0} │ │ │ │ mvnsvs pc, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 1384938 <__read_chk@plt+0x131f564> │ │ │ │ + blls 13848c8 <__read_chk@plt+0x131f4f4> │ │ │ │ streq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ svcne 0x001db102 │ │ │ │ - blcs 10f144 <__read_chk@plt+0xa9d70> │ │ │ │ + blcs 10f0d4 <__read_chk@plt+0xa9d00> │ │ │ │ teqphi lr, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs 10258c <__read_chk@plt+0x9d1b8> │ │ │ │ + blcs 10251c <__read_chk@plt+0x9d148> │ │ │ │ teqphi sl, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0090f8d3 │ │ │ │ @ instruction: 0xf9aef061 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - mcr2 1, 6, pc, cr8, cr10, {0} @ │ │ │ │ + mrc2 1, 3, pc, cr0, cr10, {0} │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ stmdals r5!, {r0, r4, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [lr], {97} @ 0x61 │ │ │ │ @ instruction: 0xf8df9b78 │ │ │ │ andcs r1, r0, r4, asr #13 │ │ │ │ andsvs r9, sl, r7, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - b fec26344 <__read_chk@plt+0xfebc0f70> │ │ │ │ - mrc2 1, 5, pc, cr6, cr10, {0} │ │ │ │ + b ffa262d4 <__read_chk@plt+0xff9c0f00> │ │ │ │ + mrc2 1, 2, pc, cr14, cr10, {0} │ │ │ │ mvnvs pc, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 110499c <__read_chk@plt+0x109f5c8> │ │ │ │ + blls 110492c <__read_chk@plt+0x109f558> │ │ │ │ streq pc, [ip, #-259] @ 0xfffffefd │ │ │ │ @ instruction: 0xf103b10a │ │ │ │ - blls 3a99cc <__read_chk@plt+0x3445f8> │ │ │ │ + blls 3a995c <__read_chk@plt+0x344588> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r3, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d38304 │ │ │ │ @ instruction: 0xf0610094 │ │ │ │ tstplt r0, fp, ror r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #2384 @ 0x950 │ │ │ │ + andcs pc, r0, #976 @ 0x3d0 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0619827 │ │ │ │ - blls 727814 <__read_chk@plt+0x6c2440> │ │ │ │ + blls 7277a4 <__read_chk@plt+0x6c23d0> │ │ │ │ @ instruction: 0x1660f8df │ │ │ │ - bls a705b0 <__read_chk@plt+0xa0b1dc> │ │ │ │ + bls a70540 <__read_chk@plt+0xa0b16c> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11aea7a │ │ │ │ - vmull.p64 , d27, d3 │ │ │ │ - blls 404b94 <__read_chk@plt+0x39f7c0> │ │ │ │ + @ instruction: 0xf11aeab2 │ │ │ │ + vmull.p64 , d11, d27 │ │ │ │ + blls 404b24 <__read_chk@plt+0x39f750> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b40 │ │ │ │ tstlt sl, r0, lsr #10 │ │ │ │ ldreq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ - blcs 10f210 <__read_chk@plt+0xa9e3c> │ │ │ │ + blcs 10f1a0 <__read_chk@plt+0xa9dcc> │ │ │ │ sbcshi pc, r2, #0 │ │ │ │ - blcs 102658 <__read_chk@plt+0x9d284> │ │ │ │ + blcs 1025e8 <__read_chk@plt+0x9d214> │ │ │ │ sbchi pc, lr, #0 │ │ │ │ ldrdeq pc, [r4], r3 │ │ │ │ @ instruction: 0xf948f061 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - mcr2 1, 3, pc, cr2, cr10, {0} @ │ │ │ │ + mcr2 1, 0, pc, cr10, cr10, {0} @ │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ stmdals r6!, {r0, r4, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r8], #-388 @ 0xfffffe7c │ │ │ │ @ instruction: 0xf8df9b19 │ │ │ │ andcs r1, r0, r0, lsl #12 │ │ │ │ andsvs r9, sl, r8, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - b 12a6410 <__read_chk@plt+0x124103c> │ │ │ │ - mrc2 1, 2, pc, cr0, cr10, {0} │ │ │ │ + b 20a63a0 <__read_chk@plt+0x2040fcc> │ │ │ │ + ldc2l 1, cr15, [r8, #104]! @ 0x68 │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ stclls 1, cr7, [fp, #-112] @ 0xffffff90 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ - blls 13d6a88 <__read_chk@plt+0x13716b4> │ │ │ │ + blls 13d6a18 <__read_chk@plt+0x1371644> │ │ │ │ streq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ - blcs 10f274 <__read_chk@plt+0xa9ea0> │ │ │ │ + blcs 10f204 <__read_chk@plt+0xa9e30> │ │ │ │ addshi pc, sp, #0 │ │ │ │ - blcs 1026bc <__read_chk@plt+0x9d2e8> │ │ │ │ + blcs 10264c <__read_chk@plt+0x9d278> │ │ │ │ addshi pc, r9, #0 │ │ │ │ @ instruction: 0x0098f8d3 │ │ │ │ @ instruction: 0xf916f061 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - mrc2 1, 1, pc, cr0, cr10, {0} │ │ │ │ + ldc2l 1, cr15, [r8, #104] @ 0x68 │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ stmdals r8!, {r0, r4, r9, sl, lr} │ │ │ │ ldc2 0, cr15, [r6], #-388 @ 0xfffffe7c │ │ │ │ @ instruction: 0xf8df9b1b │ │ │ │ andcs r1, r0, r0, lsr #11 │ │ │ │ andsvs r9, sl, r9, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - b 626474 <__read_chk@plt+0x5c10a0> │ │ │ │ - mrc2 1, 0, pc, cr14, cr10, {0} │ │ │ │ + b 1426404 <__read_chk@plt+0x13c1030> │ │ │ │ + stc2l 1, cr15, [r6, #104] @ 0x68 │ │ │ │ bicsvs pc, lr, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 1044acc <__read_chk@plt+0xfdf6f8> │ │ │ │ + blls 1044a5c <__read_chk@plt+0xfdf688> │ │ │ │ ldreq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b10a │ │ │ │ - blls 3a9afc <__read_chk@plt+0x344728> │ │ │ │ + blls 3a9a8c <__read_chk@plt+0x3446b8> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, pc} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8d3b10b │ │ │ │ @ instruction: 0xf061009c │ │ │ │ tstplt r0, r3, ror #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #16192 @ 0x3f40 │ │ │ │ + andcs pc, r0, #10560 @ 0x2940 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0619829 │ │ │ │ - blls 3e76e4 <__read_chk@plt+0x382310> │ │ │ │ - blcs 102848 <__read_chk@plt+0x9d474> │ │ │ │ + blls 3e7674 <__read_chk@plt+0x3822a0> │ │ │ │ + blcs 1027d8 <__read_chk@plt+0x9d404> │ │ │ │ andshi pc, pc, r1 │ │ │ │ - bge ff683a44 <__read_chk@plt+0xff61e670> │ │ │ │ + bge ff6839d4 <__read_chk@plt+0xff61e600> │ │ │ │ @ instruction: 0x4611abd3 │ │ │ │ ldmdbcc r4, {r0, r3, r4, r9, ip, pc} │ │ │ │ movwls sl, #2772 @ 0xad4 │ │ │ │ @ instruction: 0xf0b7abd2 │ │ │ │ - blls de6834 <__read_chk@plt+0xd81460> │ │ │ │ + blls de67c4 <__read_chk@plt+0xd813f0> │ │ │ │ ldrne pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ - bls f30700 <__read_chk@plt+0xecb32c> │ │ │ │ + bls f30690 <__read_chk@plt+0xecb2bc> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11ae9d2 │ │ │ │ - @ instruction: 0xf5abfddb │ │ │ │ - blls 404b8c <__read_chk@plt+0x39f7b8> │ │ │ │ + @ instruction: 0xf11aea0a │ │ │ │ + @ instruction: 0xf5abfd83 │ │ │ │ + blls 404b1c <__read_chk@plt+0x39f748> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b32 │ │ │ │ tstlt sl, r4, lsr #10 │ │ │ │ ldreq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ tstpmi r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0616818 │ │ │ │ @ instruction: 0xb110f8b5 │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #12352 @ 0x3040 │ │ │ │ + andcs pc, r0, #6720 @ 0x1a40 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0619839 │ │ │ │ - blls 10e766c <__read_chk@plt+0x1082298> │ │ │ │ + blls 10e75fc <__read_chk@plt+0x1082228> │ │ │ │ strbne pc, [r8], #2271 @ 0x8df @ │ │ │ │ - bls ef0758 <__read_chk@plt+0xe8b384> │ │ │ │ + bls ef06e8 <__read_chk@plt+0xe8b314> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11ae9a6 │ │ │ │ - @ instruction: 0xf5abfdaf │ │ │ │ - blls 404c10 <__read_chk@plt+0x39f83c> │ │ │ │ + @ instruction: 0xf11ae9de │ │ │ │ + @ instruction: 0xf5abfd57 │ │ │ │ + blls 404ba0 <__read_chk@plt+0x39f7cc> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b46 │ │ │ │ tstlt sl, r0, lsl r5 │ │ │ │ streq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ movwmi pc, #50859 @ 0xc6ab @ │ │ │ │ @ instruction: 0xf0616818 │ │ │ │ tstplt r0, r9, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #9536 @ 0x2540 │ │ │ │ + andcs pc, r0, #3904 @ 0xf40 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0619838 │ │ │ │ - blls 1767614 <__read_chk@plt+0x1702240> │ │ │ │ + blls 17675a4 <__read_chk@plt+0x17021d0> │ │ │ │ ldrbtne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ - bls f707b0 <__read_chk@plt+0xf0b3dc> │ │ │ │ + bls f70740 <__read_chk@plt+0xf0b36c> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11ae97a │ │ │ │ - @ instruction: 0xf5abfd83 │ │ │ │ - blls 404c10 <__read_chk@plt+0x39f83c> │ │ │ │ + @ instruction: 0xf11ae9b2 │ │ │ │ + @ instruction: 0xf5abfd2b │ │ │ │ + blls 404ba0 <__read_chk@plt+0x39f7cc> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1039b32 │ │ │ │ tstlt sl, r8, lsl #10 │ │ │ │ ldreq pc, [r0, #-259] @ 0xfffffefd │ │ │ │ movtvs pc, #5547 @ 0x15ab @ │ │ │ │ @ instruction: 0xf0616818 │ │ │ │ tstplt r0, sp, asr r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #6720 @ 0x1a40 │ │ │ │ + andcs pc, r0, #1088 @ 0x440 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf061983a │ │ │ │ - blls 1da75bc <__read_chk@plt+0x1d421e8> │ │ │ │ + blls 1da754c <__read_chk@plt+0x1d42178> │ │ │ │ strtne pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ - bls fb0808 <__read_chk@plt+0xf4b434> │ │ │ │ + bls fb0798 <__read_chk@plt+0xf4b3c4> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11ae94e │ │ │ │ - @ instruction: 0xf5abfd57 │ │ │ │ - blls 404c3c <__read_chk@plt+0x39f868> │ │ │ │ + @ instruction: 0xf11ae986 │ │ │ │ + @ instruction: 0xf5abfcff │ │ │ │ + blls 404bcc <__read_chk@plt+0x39f7f8> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b48 │ │ │ │ tstlt r2, ip, lsl #10 │ │ │ │ @ instruction: 0xf6ab1f1d │ │ │ │ ldmdavs r8, {r3, r8, r9, lr} │ │ │ │ @ instruction: 0xf832f061 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - ldc2 1, cr15, [lr, #-104]! @ 0xffffff98 │ │ │ │ + stc2l 1, cr15, [r6], #104 @ 0x68 │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ ldmdals fp!, {r0, r4, r9, sl, lr} │ │ │ │ - blx 12249da <__read_chk@plt+0x11bf606> │ │ │ │ + blx 122496a <__read_chk@plt+0x11bf596> │ │ │ │ andcs r4, r5, #244, 18 @ 0x3d0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb r6!, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [r0, #-104]! @ 0xffffff98 │ │ │ │ + ldmdb lr, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldc2l 1, cr15, [r8], {26} │ │ │ │ msrvs CPSR_sx, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 12c4ca8 <__read_chk@plt+0x125f8d4> │ │ │ │ + blls 12c4c38 <__read_chk@plt+0x125f864> │ │ │ │ streq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ svcne 0x001db102 │ │ │ │ - blcs 10f4b4 <__read_chk@plt+0xaa0e0> │ │ │ │ + blcs 10f444 <__read_chk@plt+0xaa070> │ │ │ │ strbhi pc, [ip, -r0] @ │ │ │ │ teqlt r0, r8, asr r8 │ │ │ │ smlawblt r0, r0, fp, r6 │ │ │ │ - blcs 1068a4 <__read_chk@plt+0xa14d0> │ │ │ │ + blcs 106834 <__read_chk@plt+0xa1460> │ │ │ │ ldrhi pc, [r7, -r6, asr #32]! │ │ │ │ - blls 7fa100 <__read_chk@plt+0x794d2c> │ │ │ │ - bls 47b02c <__read_chk@plt+0x415c58> │ │ │ │ + blls 7fa090 <__read_chk@plt+0x794cbc> │ │ │ │ + bls 47afbc <__read_chk@plt+0x415be8> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ eorvs r2, r8, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c2000 │ │ │ │ - @ instruction: 0xf11ae8fe │ │ │ │ - @ instruction: 0xf6abfd07 │ │ │ │ - blls 3f0d8c <__read_chk@plt+0x38b9b8> │ │ │ │ + @ instruction: 0xf11ae936 │ │ │ │ + @ instruction: 0xf6abfcaf │ │ │ │ + blls 3f0d1c <__read_chk@plt+0x38b948> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b3c │ │ │ │ stmdblt sl, {r3, r4, r8, sl} │ │ │ │ streq pc, [r0, #-419]! @ 0xfffffe5d │ │ │ │ andcs r9, r2, fp, lsl #22 │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf0606c18 │ │ │ │ @ instruction: 0x4606ff7b │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r0, {r1, r3, r4, r5, r6, r7, r9, sl, pc} │ │ │ │ - stc2l 1, cr15, [r8], #104 @ 0x68 │ │ │ │ + ldc2 1, cr15, [r0], {26} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ stmdals lr, {r3, r5, sp, lr} │ │ │ │ - blx ffca4a84 <__read_chk@plt+0xffc3f6b0> │ │ │ │ + blx ffca4a14 <__read_chk@plt+0xffc3f640> │ │ │ │ andcs r4, r5, #3325952 @ 0x32c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r0, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 3ba114 <__read_chk@plt+0x354d40> │ │ │ │ + stmdb r8, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blls 3ba0a4 <__read_chk@plt+0x354cd0> │ │ │ │ tstlt r6, lr, lsl r8 │ │ │ │ ldmdals r8, {r1, r2, r4, r5, r6, sl, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe4632 │ │ │ │ - blls 427e54 <__read_chk@plt+0x3c2a80> │ │ │ │ - blcs 102990 <__read_chk@plt+0x9d5bc> │ │ │ │ + blls 427de4 <__read_chk@plt+0x3c2a10> │ │ │ │ + blcs 102920 <__read_chk@plt+0x9d54c> │ │ │ │ @ instruction: 0x81a4f000 │ │ │ │ movwcs pc, #34475 @ 0x86ab @ │ │ │ │ - blls 10030a4 <__read_chk@plt+0xf9dcd0> │ │ │ │ + blls 1003034 <__read_chk@plt+0xf9dc60> │ │ │ │ ldreq pc, [r4], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - blls 1f48fcc <__read_chk@plt+0x1ee3bf8> │ │ │ │ + blls 1f48f5c <__read_chk@plt+0x1ee3b88> │ │ │ │ ldmibmi sp!, {sp} │ │ │ │ andsvs r9, sl, sl, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - ldm r0!, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldc2 1, cr15, [sl], #104 @ 0x68 │ │ │ │ + stmia r8!, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stc2l 1, cr15, [r2], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xf6ab9b0c │ │ │ │ ldclls 1, cr1, [r0, #-880] @ 0xfffffc90 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ - blls 1516db4 <__read_chk@plt+0x14b19e0> │ │ │ │ + blls 1516d44 <__read_chk@plt+0x14b1970> │ │ │ │ streq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ - blcs 10f5a0 <__read_chk@plt+0xaa1cc> │ │ │ │ + blcs 10f530 <__read_chk@plt+0xaa15c> │ │ │ │ ldrbthi pc, [r4], #-0 @ │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ stcvs 1, cr11, [r0], {0} │ │ │ │ @ instruction: 0xff3af060 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ ldrhi pc, [r8], r0 │ │ │ │ @ instruction: 0xf85a4baa │ │ │ │ cmnls r2, #3 │ │ │ │ @ instruction: 0xf11a6830 │ │ │ │ - andcs pc, r0, #38144 @ 0x9500 │ │ │ │ + andcs pc, r0, #15616 @ 0x3d00 │ │ │ │ eorvs r4, r8, r1, lsl r6 │ │ │ │ @ instruction: 0xf061982a │ │ │ │ stmibmi r5!, {r0, r1, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77c4479 │ │ │ │ - blls 3e2bac <__read_chk@plt+0x37d7d8> │ │ │ │ - blcs fa1bc <__read_chk@plt+0x94de8> │ │ │ │ + blls 3e2c1c <__read_chk@plt+0x37d848> │ │ │ │ + blcs fa14c <__read_chk@plt+0x94d78> │ │ │ │ strbthi pc, [ip], #-0 @ │ │ │ │ ldmdavs sl, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ ldclvs 1, cr11, [r2], {2} │ │ │ │ @ instruction: 0xf7fe9852 │ │ │ │ - blmi fe867da8 <__read_chk@plt+0xfe8029d4> │ │ │ │ + blmi fe867d38 <__read_chk@plt+0xfe802964> │ │ │ │ mulcs r0, sp, r9 │ │ │ │ ldrbtmi r9, [r9], #-2625 @ 0xfffff5bf │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcs r6, r5, #26 │ │ │ │ - stmda r6!, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldc2l 1, cr15, [r0], #-104 @ 0xffffff98 │ │ │ │ + ldm lr, {r2, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldc2 1, cr15, [r8], {26} │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ ldmdavs sl, {r2, r6, r7, r8, sp, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ - bcs 104e28 <__read_chk@plt+0x9fa54> │ │ │ │ + bcs 104db8 <__read_chk@plt+0x9f9e4> │ │ │ │ ldrbhi pc, [r9], -r0, asr #32 @ │ │ │ │ @ instruction: 0xf1039b3d │ │ │ │ - blls 3a9e48 <__read_chk@plt+0x344a74> │ │ │ │ + blls 3a9dd8 <__read_chk@plt+0x344a04> │ │ │ │ teqlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0x46036f18 │ │ │ │ stmdavs r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf095b113 │ │ │ │ @ instruction: 0x4603fb71 │ │ │ │ stmdals r1, {r9, sp}^ │ │ │ │ eorvs r4, fp, r1, lsl r6 │ │ │ │ - blx 17a4bac <__read_chk@plt+0x173f7d8> │ │ │ │ - bls 177b848 <__read_chk@plt+0x1716474> │ │ │ │ + blx 17a4b3c <__read_chk@plt+0x173f768> │ │ │ │ + bls 177b7d8 <__read_chk@plt+0x1716404> │ │ │ │ @ instruction: 0xf85a9869 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ - mcrr2 1, 1, pc, r6, cr10 @ │ │ │ │ + blx ffca4e32 <__read_chk@plt+0xffc3fa5e> │ │ │ │ @ instruction: 0xf5ab9b0b │ │ │ │ ldmdavs r9, {r0, r1, r4, r6, r7, r9, sp, lr} │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ orrlt r7, r1, r3, lsl r1 │ │ │ │ cmnlt r3, fp, asr #29 │ │ │ │ cmnlt r3, fp, lsl #30 │ │ │ │ cmplt r3, fp, lsl r8 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0472b00 │ │ │ │ - blls 1a4958c <__read_chk@plt+0x19e41b8> │ │ │ │ + blls 1a4951c <__read_chk@plt+0x19e4148> │ │ │ │ svcvs 0x00481f1d │ │ │ │ mcr2 0, 1, pc, cr4, cr4, {5} @ │ │ │ │ andcs r6, r0, #40 @ 0x28 │ │ │ │ @ instruction: 0x4611985a │ │ │ │ strbvs pc, [ip, #-683]! @ 0xfffffd55 @ │ │ │ │ - blx ca4c04 <__read_chk@plt+0xc3f830> │ │ │ │ + blx ca4b94 <__read_chk@plt+0xc3f7c0> │ │ │ │ ldmdbmi r3!, {r1, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ - bls 15b0a88 <__read_chk@plt+0x154b6b4> │ │ │ │ + bls 15b0a18 <__read_chk@plt+0x154b644> │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ @ instruction: 0xf77c2205 │ │ │ │ - @ instruction: 0xf11ae80c │ │ │ │ - stmdbvc fp!, {r0, r2, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf11ae844 │ │ │ │ + stmdbvc fp!, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdami sp!, {r3, r5, sp, lr}^ │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ ldrbtmi r7, [r8], #-299 @ 0xfffffed5 │ │ │ │ - stc2 1, cr15, [sl], {26} │ │ │ │ + blx feda4eaa <__read_chk@plt+0xfed3fad6> │ │ │ │ eorvs r9, r8, #12, 22 @ 0x3000 │ │ │ │ - blcs 102b24 <__read_chk@plt+0x9d750> │ │ │ │ + blcs 102ab4 <__read_chk@plt+0x9d6e0> │ │ │ │ ldrbhi pc, [r6, #64]! @ 0x40 @ │ │ │ │ @ instruction: 0xf1a39b2c │ │ │ │ mcrls 5, 0, r0, cr11, cr8, {0} │ │ │ │ teqlt fp, r3, lsr r8 │ │ │ │ @ instruction: 0xb12a6f1a │ │ │ │ tstlt sl, r2, lsl r8 │ │ │ │ movwcc r6, #8091 @ 0x1f9b │ │ │ │ ldrhi pc, [ip], r0, asr #32 │ │ │ │ ldmdals r3, {r9, sp}^ │ │ │ │ @ instruction: 0xf0614611 │ │ │ │ ldmdbmi sp, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0xf11aefe0 │ │ │ │ - blls 3e7a98 <__read_chk@plt+0x3826c4> │ │ │ │ + @ instruction: 0xf77c4479 │ │ │ │ + @ instruction: 0xf11ae818 │ │ │ │ + blls 3e78c8 <__read_chk@plt+0x3824f4> │ │ │ │ ldmdavs sl, {r2, r3, r5, r8, fp, ip, pc}^ │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs 104f34 <__read_chk@plt+0x9fb60> │ │ │ │ + bcs 104ec4 <__read_chk@plt+0x9faf0> │ │ │ │ rscshi pc, ip, r0 │ │ │ │ stmdacs r0, {r4, r6, fp, sp, lr} │ │ │ │ rscshi pc, r8, r0 │ │ │ │ @ instruction: 0xf9c0f055 │ │ │ │ @ instruction: 0xf1014606 │ │ │ │ - blls 427334 <__read_chk@plt+0x3c1f60> │ │ │ │ + blls 427164 <__read_chk@plt+0x3c1d90> │ │ │ │ ldmdavs fp, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls c0a48c <__read_chk@plt+0xba50b8> │ │ │ │ + blls c0a41c <__read_chk@plt+0xba5048> │ │ │ │ ldreq pc, [ip, #-259] @ 0xfffffefd │ │ │ │ ldrtmi r9, [r2], -fp, lsl #22 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf810f055 │ │ │ │ eorvs r4, r8, r7, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ rsc r2, r8, r0 │ │ │ │ ldrbtmi r4, [fp], #-2885 @ 0xfffff4bb │ │ │ │ - blmi 124d79c <__read_chk@plt+0x11e83c8> │ │ │ │ + blmi 124d72c <__read_chk@plt+0x11e8358> │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ ldrbtmi r4, [fp], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xf7fe937d │ │ │ │ stmdami r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7ff4478 │ │ │ │ - blls 3d7650 <__read_chk@plt+0x37227c> │ │ │ │ - blcs 102cd8 <__read_chk@plt+0x9d904> │ │ │ │ + blls 3d75e0 <__read_chk@plt+0x37220c> │ │ │ │ + blcs 102c68 <__read_chk@plt+0x9d894> │ │ │ │ stmibge r4, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x0658781b │ │ │ │ stmibge r0, {r0, r1, r2, r3, r4, r5, r6, r8, sl, ip, sp, lr, pc}^ │ │ │ │ stmiblt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe9871 │ │ │ │ @ instruction: 0xf7fffc1b │ │ │ │ @ instruction: 0xf04fbb2d │ │ │ │ strb r3, [r5, #-255]! @ 0xffffff01 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf04fe530 │ │ │ │ ldrbt r3, [sl], #255 @ 0xff │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf04fe4c4 │ │ │ │ - str r3, [pc], #255 @ e8ba4 <__read_chk@plt+0x837d0> │ │ │ │ + str r3, [pc], #255 @ e8b34 <__read_chk@plt+0x83760> │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ svclt 0x0000e459 │ │ │ │ - andseq r9, r7, ip, ror sl │ │ │ │ - andseq r1, r6, r6, lsl ip │ │ │ │ - andseq sl, r7, r6, ror #14 │ │ │ │ - andseq sl, r7, r8, lsr r7 │ │ │ │ - andseq sl, r7, sl, lsl #14 │ │ │ │ - andseq sl, r7, r0, ror #13 │ │ │ │ - @ instruction: 0x0017a6b2 │ │ │ │ - andseq sl, r7, r0, ror r6 │ │ │ │ - andseq sl, r7, r2, asr #12 │ │ │ │ - andseq sl, r7, r4, lsl r6 │ │ │ │ - andseq sl, r7, r6, ror #11 │ │ │ │ - @ instruction: 0x0017a5b8 │ │ │ │ - andseq sl, r7, sl, lsl #11 │ │ │ │ + mulseq r7, r0, r9 │ │ │ │ + andseq r1, r6, lr, asr fp │ │ │ │ + andseq sl, r7, sl, ror r6 │ │ │ │ + andseq sl, r7, ip, asr #12 │ │ │ │ + andseq sl, r7, lr, lsl r6 │ │ │ │ + @ instruction: 0x0017a5f4 │ │ │ │ + andseq sl, r7, r6, asr #11 │ │ │ │ + andseq sl, r7, r4, lsl #11 │ │ │ │ + andseq sl, r7, r6, asr r5 │ │ │ │ + andseq sl, r7, r8, lsr #10 │ │ │ │ + @ instruction: 0x0017a4fa │ │ │ │ + andseq sl, r7, ip, asr #9 │ │ │ │ + mulseq r7, lr, r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq sl, r7, r8, asr r5 │ │ │ │ + andseq sl, r7, ip, ror #8 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0017a4f0 │ │ │ │ + andseq sl, r7, r4, lsl #8 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - andseq sl, r7, r4, lsl #9 │ │ │ │ - andseq sl, r7, sl, lsl r4 │ │ │ │ - @ instruction: 0x001798b4 │ │ │ │ - andseq r9, r7, sl, ror #16 │ │ │ │ - andseq r9, r7, ip, lsl r8 │ │ │ │ - @ instruction: 0x001797d0 │ │ │ │ - andseq r9, r7, r6, lsl #15 │ │ │ │ - andseq r9, r7, r4, lsr r7 │ │ │ │ + mulseq r7, r8, r3 │ │ │ │ + andseq sl, r7, lr, lsr #6 │ │ │ │ + andseq r9, r7, r8, asr #15 │ │ │ │ + andseq r9, r7, lr, ror r7 │ │ │ │ + andseq r9, r7, r0, lsr r7 │ │ │ │ andseq r9, r7, r4, ror #13 │ │ │ │ - andseq r9, r7, r2, ror r6 │ │ │ │ - andseq r9, r7, lr, lsr #12 │ │ │ │ - andseq r9, r7, r6, ror #11 │ │ │ │ - andseq r9, r7, r6, lsr #11 │ │ │ │ - andseq r9, r7, sl, ror #10 │ │ │ │ - andseq r9, r7, sl, lsl pc │ │ │ │ - andseq r9, r7, sl, ror #23 │ │ │ │ - andseq r9, r7, r0, lsr #9 │ │ │ │ + mulseq r7, sl, r6 │ │ │ │ + andseq r9, r7, r8, asr #12 │ │ │ │ + @ instruction: 0x001795f8 │ │ │ │ + andseq r9, r7, r6, lsl #11 │ │ │ │ + andseq r9, r7, r2, asr #10 │ │ │ │ + @ instruction: 0x001794fa │ │ │ │ + @ instruction: 0x001794ba │ │ │ │ + andseq r9, r7, lr, ror r4 │ │ │ │ + andseq r9, r7, lr, lsr #28 │ │ │ │ + @ instruction: 0x00179afe │ │ │ │ + @ instruction: 0x001793b4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, r7, r4, asr r4 │ │ │ │ + andseq r9, r7, r8, ror #6 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - andseq r9, r7, lr, ror #29 │ │ │ │ + andseq r9, r7, r2, lsl #28 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - andseq r9, r7, r8, lsr #26 │ │ │ │ - andseq r1, r9, lr, ror #22 │ │ │ │ - @ instruction: 0x00179cbc │ │ │ │ - andseq r9, r7, sl, asr #5 │ │ │ │ + andseq r9, r7, ip, lsr ip │ │ │ │ + andseq r1, r9, r2, lsl #21 │ │ │ │ + @ instruction: 0x00179bd0 │ │ │ │ + @ instruction: 0x001791de │ │ │ │ andeq r8, r0, r7, ror #10 │ │ │ │ @ instruction: 0x000097b9 │ │ │ │ muleq r0, r7, r7 │ │ │ │ - andseq r8, r7, r8, ror #31 │ │ │ │ + @ instruction: 0x00178efc │ │ │ │ movwcs pc, #34475 @ 0x86ab @ │ │ │ │ - blls 10031ec <__read_chk@plt+0xf9de18> │ │ │ │ + blls 100317c <__read_chk@plt+0xf9dda8> │ │ │ │ streq pc, [ip], -r3, lsl #2 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ - blls 11945f4 <__read_chk@plt+0x112f220> │ │ │ │ + blls 1194584 <__read_chk@plt+0x112f1b0> │ │ │ │ vmlsl.u8 , d3, d11 │ │ │ │ - bcs f9b8c <__read_chk@plt+0x947b8> │ │ │ │ + bcs f9b1c <__read_chk@plt+0x94748> │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ andcs sl, r8, r0, asr lr │ │ │ │ - @ instruction: 0xf944f101 │ │ │ │ - blcs fe927020 <__read_chk@plt+0xfe8c1c4c> │ │ │ │ + @ instruction: 0xf8ecf101 │ │ │ │ + blcs fe926fb0 <__read_chk@plt+0xfe8c1bdc> │ │ │ │ @ instruction: 0xf85a9018 │ │ │ │ cmnls r2, #2 │ │ │ │ eorcc r6, r4, r8, lsl r8 │ │ │ │ - blx 32511e <__read_chk@plt+0x2bfd4a> │ │ │ │ + blx fed250ac <__read_chk@plt+0xfecbfcd8> │ │ │ │ @ instruction: 0x462a9b18 │ │ │ │ stmib r3, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ ldmdals r8, {r8, sl}^ │ │ │ │ @ instruction: 0xf0616033 │ │ │ │ - blls 1f670f4 <__read_chk@plt+0x1f01d20> │ │ │ │ - blne 2027048 <__read_chk@plt+0x1fc1c74> │ │ │ │ - bls b7a570 <__read_chk@plt+0xb1519c> │ │ │ │ + blls 1f67084 <__read_chk@plt+0x1f01cb0> │ │ │ │ + blne 2026fd8 <__read_chk@plt+0x1fc1c04> │ │ │ │ + bls b7a500 <__read_chk@plt+0xb1512c> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77b2205 │ │ │ │ - @ instruction: 0xf11aeeea │ │ │ │ - blls 4278ac <__read_chk@plt+0x3c24d8> │ │ │ │ + @ instruction: 0xf11aef22 │ │ │ │ + blls 4276dc <__read_chk@plt+0x3c2308> │ │ │ │ bicsne pc, ip, fp, lsr #13 │ │ │ │ ldmdavs sl, {r4, r6, r8, sl, fp, ip, pc} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - bcs 105124 <__read_chk@plt+0x9fd50> │ │ │ │ + bcs 1050b4 <__read_chk@plt+0x9fce0> │ │ │ │ adcshi pc, r7, #64 @ 0x40 │ │ │ │ @ instruction: 0xf1a39b50 │ │ │ │ adcs r0, r2, #8, 10 @ 0x2000000 │ │ │ │ ldmdavs r8, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls c09be4 <__read_chk@plt+0xba4810> │ │ │ │ + blls c09b74 <__read_chk@plt+0xba47a0> │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ ldrbtmi r1, [r9], #-2872 @ 0xfffff4c8 │ │ │ │ @ instruction: 0xf77b6158 │ │ │ │ - @ instruction: 0xf11aeec8 │ │ │ │ - @ instruction: 0xf2abfad1 │ │ │ │ + @ instruction: 0xf11aef00 │ │ │ │ + @ instruction: 0xf2abfa79 │ │ │ │ ldmdbvc r3, {r2, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmvs r8, {r1, r2, r3, r4, r5, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf055833a │ │ │ │ strmi pc, [r6], -r7, lsr #17 │ │ │ │ - @ instruction: 0xf8ecf101 │ │ │ │ + @ instruction: 0xf894f101 │ │ │ │ vstrls d25, [ip, #-48] @ 0xffffffd0 │ │ │ │ ldmdavs fp, {r0, r9, sl, lr} │ │ │ │ - blls 14151a8 <__read_chk@plt+0x13afdd4> │ │ │ │ + blls 1415138 <__read_chk@plt+0x13afd64> │ │ │ │ streq pc, [r8, #-259] @ 0xfffffefd │ │ │ │ ldrtmi r9, [r2], -fp, lsl #22 │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ mrc2 0, 7, pc, cr8, cr4, {2} │ │ │ │ - bne ff9270ec <__read_chk@plt+0xff8c1d18> │ │ │ │ + bne ff92707c <__read_chk@plt+0xff8c1ca8> │ │ │ │ eorvs r2, r8, r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr8, cr11, {3} │ │ │ │ - blx fe9a51e8 <__read_chk@plt+0xfe93fe14> │ │ │ │ + mrc 7, 6, APSR_nzcv, cr0, cr11, {3} │ │ │ │ + blx 13a5178 <__read_chk@plt+0x133fda4> │ │ │ │ @ instruction: 0x61bdf5ab │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 14451c4 <__read_chk@plt+0x13dfdf0> │ │ │ │ + blls 1445154 <__read_chk@plt+0x13dfd80> │ │ │ │ streq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 3ca228 <__read_chk@plt+0x364e54> │ │ │ │ + blls 3ca1b8 <__read_chk@plt+0x364de4> │ │ │ │ tstlt r8, r8, asr r8 │ │ │ │ smlabblt r8, r0, r9, r6 │ │ │ │ - blx fe3a5218 <__read_chk@plt+0xfe33fe44> │ │ │ │ - bne fe927130 <__read_chk@plt+0xfe8c1d5c> │ │ │ │ + blx da51a8 <__read_chk@plt+0xd3fdd4> │ │ │ │ + bne fe9270c0 <__read_chk@plt+0xfe8c1cec> │ │ │ │ eorvs r2, r8, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 3, APSR_nzcv, cr6, cr11, {3} │ │ │ │ - blx fe12522c <__read_chk@plt+0xfe0bfe58> │ │ │ │ + mcr 7, 5, pc, cr14, cr11, {3} @ │ │ │ │ + blx b251bc <__read_chk@plt+0xabfde8> │ │ │ │ @ instruction: 0x41b4f2ab │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls ec5208 <__read_chk@plt+0xe5fe34> │ │ │ │ + blls ec5198 <__read_chk@plt+0xe5fdc4> │ │ │ │ ldreq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b90a │ │ │ │ - blls 3aa268 <__read_chk@plt+0x344e94> │ │ │ │ + blls 3aa1f8 <__read_chk@plt+0x344e24> │ │ │ │ teqlt fp, fp, asr r8 │ │ │ │ @ instruction: 0x06d1781a │ │ │ │ @ instruction: 0xf893d504 │ │ │ │ ldrbeq r2, [r2, r4, rrx] │ │ │ │ ldrhi pc, [ip, #256] @ 0x100 │ │ │ │ - bne 172717c <__read_chk@plt+0x16c1da8> │ │ │ │ + bne 172710c <__read_chk@plt+0x16c1d38> │ │ │ │ eorvs r2, r8, r0 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - mrc 7, 2, APSR_nzcv, cr0, cr11, {3} │ │ │ │ - blx 17a5278 <__read_chk@plt+0x173fea4> │ │ │ │ + mcr 7, 4, pc, cr8, cr11, {3} @ │ │ │ │ + blx 1a5208 <__read_chk@plt+0x13fe34> │ │ │ │ orrsvs pc, r1, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls ec5254 <__read_chk@plt+0xe5fe80> │ │ │ │ + blls ec51e4 <__read_chk@plt+0xe5fe10> │ │ │ │ ldreq pc, [r4, #-259] @ 0xfffffefd │ │ │ │ @ instruction: 0xf103b90a │ │ │ │ - blls 3aa264 <__read_chk@plt+0x344e90> │ │ │ │ + blls 3aa1f4 <__read_chk@plt+0x344e20> │ │ │ │ cmplt r8, r8, asr r8 │ │ │ │ @ instruction: 0xf0137803 │ │ │ │ svclt 0x00080310 │ │ │ │ andle r4, r3, r8, lsl r6 │ │ │ │ tstlt r8, r0, lsl #30 │ │ │ │ - blx 10252b4 <__read_chk@plt+0xfbfee0> │ │ │ │ + @ instruction: 0xf9e4f11a │ │ │ │ eorvs r9, r8, r2, ror fp │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ smlalttlt r0, r8, ip, fp │ │ │ │ - blx d252cc <__read_chk@plt+0xcbfef8> │ │ │ │ + @ instruction: 0xf9d8f11a │ │ │ │ orrsvs pc, r1, #717225984 @ 0x2ac00000 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldmdals fp!, {r3, r4, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf834f061 │ │ │ │ andcs r9, r0, pc, lsl fp │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andsvs r9, sl, r7, asr sl │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - mrc 7, 0, APSR_nzcv, cr2, cr11, {3} │ │ │ │ - blx 8252f4 <__read_chk@plt+0x7bff20> │ │ │ │ + mcr 7, 2, pc, cr10, cr11, {3} @ │ │ │ │ + @ instruction: 0xf9c4f11a │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ stclls 1, cr4, [r4, #-368] @ 0xfffffe90 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ - blls 12172f0 <__read_chk@plt+0x11b1f1c> │ │ │ │ + blls 1217280 <__read_chk@plt+0x11b1eac> │ │ │ │ streq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ teqlt r3, fp, lsl #22 │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf10106d6 │ │ │ │ mulcs r7, sp, r6 │ │ │ │ ldc2 0, cr15, [r6], #-384 @ 0xfffffe80 │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf9faf11a │ │ │ │ + @ instruction: 0xf9a2f11a │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ ldmdals r7, {r0, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf800f061 │ │ │ │ stmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0xf11aede2 │ │ │ │ - @ instruction: 0xf5abf9eb │ │ │ │ - blls 4015bc <__read_chk@plt+0x39c1e8> │ │ │ │ + @ instruction: 0xf11aee1a │ │ │ │ + @ instruction: 0xf5abf993 │ │ │ │ + blls 40154c <__read_chk@plt+0x39c178> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ vldrne d9, [sp, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 3ca168 <__read_chk@plt+0x364d94> │ │ │ │ + blls 3ca0f8 <__read_chk@plt+0x364d24> │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 3ca98c <__read_chk@plt+0x3655b8> │ │ │ │ + blls 3ca91c <__read_chk@plt+0x365548> │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ ldrmi r1, [r8], -r8, asr #18 │ │ │ │ ldrbtmi r6, [r9], #-43 @ 0xffffffd5 │ │ │ │ - stcl 7, cr15, [r2, #492] @ 0x1ec │ │ │ │ - @ instruction: 0xf9ccf11a │ │ │ │ + ldcl 7, cr15, [sl, #492]! @ 0x1ec │ │ │ │ + @ instruction: 0xf974f11a │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ ldmdavs sl, {r2, r3, r4, r5, r7, r8, ip, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls e85370 <__read_chk@plt+0xe1ff9c> │ │ │ │ + blls e85300 <__read_chk@plt+0xe1ff2c> │ │ │ │ @ instruction: 0xf0062a00 │ │ │ │ - blcc 909cf0 <__read_chk@plt+0x8a491c> │ │ │ │ + blcc 909c80 <__read_chk@plt+0x8a48ac> │ │ │ │ ldmdbne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-24 @ 0xffffffe8 │ │ │ │ - stc 7, cr15, [r8, #492]! @ 0x1ec │ │ │ │ - @ instruction: 0xf9b2f11a │ │ │ │ + stcl 7, cr15, [r0, #492]! @ 0x1ec │ │ │ │ + @ instruction: 0xf95af11a │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ ldmdavs sl, {r2, r5, r6, r8, ip, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 14853a4 <__read_chk@plt+0x141ffd0> │ │ │ │ + blls 1485334 <__read_chk@plt+0x141ff60> │ │ │ │ @ instruction: 0xf0062a00 │ │ │ │ - blcc 309d08 <__read_chk@plt+0x2a4934> │ │ │ │ + blcc 309c98 <__read_chk@plt+0x2a48c4> │ │ │ │ stmiane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-24 @ 0xffffffe8 │ │ │ │ - stc 7, cr15, [lr, #492] @ 0x1ec │ │ │ │ - @ instruction: 0xf998f11a │ │ │ │ + stcl 7, cr15, [r6, #492] @ 0x1ec │ │ │ │ + @ instruction: 0xf940f11a │ │ │ │ @ instruction: 0xf5ab9b0c │ │ │ │ ldmdavs sl, {r0, r1, r2, r5, r7, r8, sp, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ - bcs 1053d8 <__read_chk@plt+0xa0004> │ │ │ │ + bcs 105368 <__read_chk@plt+0x9ff94> │ │ │ │ movthi pc, #20486 @ 0x5006 @ │ │ │ │ andseq pc, ip, #-1073741783 @ 0xc0000029 │ │ │ │ ldmdals r3!, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf11a6013 │ │ │ │ - blls 4275cc <__read_chk@plt+0x3c21f8> │ │ │ │ + blls 4273fc <__read_chk@plt+0x3c2028> │ │ │ │ smlatbpl ip, fp, r2, pc @ │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc fp, sl, lsr #6 │ │ │ │ tstpeq r0, #-1073741823 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ @ instruction: 0xf107b90a │ │ │ │ @ instruction: 0xf8df0308 │ │ │ │ andcs r1, r5, #144, 16 @ 0x900000 │ │ │ │ andsvs r2, r8, r0 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0xf11aed60 │ │ │ │ - blls 427598 <__read_chk@plt+0x3c21c4> │ │ │ │ + @ instruction: 0xf11aed98 │ │ │ │ + blls 4273c8 <__read_chk@plt+0x3c1ff4> │ │ │ │ orrsvs pc, ip, fp, lsr #11 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc fp, sl, lsr #6 │ │ │ │ - bcs 10fd48 <__read_chk@plt+0xaa974> │ │ │ │ + bcs 10fcd8 <__read_chk@plt+0xaa904> │ │ │ │ movwhi pc, #8198 @ 0x2006 @ │ │ │ │ @ instruction: 0xf8df1f1a │ │ │ │ strcs r3, [r0, #-2144] @ 0xfffff7a0 │ │ │ │ @ instruction: 0xf5ab6015 │ │ │ │ @ instruction: 0xf8df766b │ │ │ │ andcs r1, r5, #88, 16 @ 0x580000 │ │ │ │ qsaxmi r9, r8, fp │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r4, pc, r9, ror r4 @ │ │ │ │ - ldc 7, cr15, [ip, #-492]! @ 0xfffffe14 │ │ │ │ - @ instruction: 0xf946f11a │ │ │ │ + ldcl 7, cr15, [r4, #-492]! @ 0xfffffe14 │ │ │ │ + @ instruction: 0xf8eef11a │ │ │ │ eorsvs r7, r0, r3, lsr r9 │ │ │ │ ldmdaeq ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ ldrbtmi r7, [r8], #-307 @ 0xfffffecd │ │ │ │ - @ instruction: 0xf93af11a │ │ │ │ + @ instruction: 0xf8e2f11a │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0x46386230 │ │ │ │ @ instruction: 0xff40f060 │ │ │ │ stmdane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0xf11aed22 │ │ │ │ - bls c6751c <__read_chk@plt+0xc02148> │ │ │ │ + @ instruction: 0xf11aed5a │ │ │ │ + bls c6734c <__read_chk@plt+0xc01f78> │ │ │ │ ldmdbvc r3, {r0, r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0x46106010 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0x462a7113 │ │ │ │ @ instruction: 0xff2af060 │ │ │ │ @ instruction: 0xf8df9b1d │ │ │ │ @ instruction: 0x462817f8 │ │ │ │ andsvs r9, sl, r0, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - stc 7, cr15, [r8, #-492] @ 0xfffffe14 │ │ │ │ - @ instruction: 0xf912f11a │ │ │ │ + stcl 7, cr15, [r0, #-492] @ 0xfffffe14 │ │ │ │ + @ instruction: 0xf8baf11a │ │ │ │ orrvs pc, r6, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls e054e8 <__read_chk@plt+0xda0114> │ │ │ │ + blls e05478 <__read_chk@plt+0xda00a4> │ │ │ │ ldreq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b11a │ │ │ │ @ instruction: 0xf04f0514 │ │ │ │ @ instruction: 0xf06030ff │ │ │ │ @ instruction: 0xb110fbb3 │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #16187392 @ 0xf70000 │ │ │ │ + andcs pc, r0, #10420224 @ 0x9f0000 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0609820 │ │ │ │ - blls 368cd8 <__read_chk@plt+0x303904> │ │ │ │ + blls 368c68 <__read_chk@plt+0x303894> │ │ │ │ sbfxne pc, pc, #17, #1 │ │ │ │ - bls 9310ec <__read_chk@plt+0x8cbd18> │ │ │ │ + bls 93107c <__read_chk@plt+0x8cbca8> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf77b2205 │ │ │ │ - @ instruction: 0xf11aecdc │ │ │ │ - vmul.i32 d15, d27, d5[1] │ │ │ │ - blls 3f9510 <__read_chk@plt+0x39413c> │ │ │ │ + @ instruction: 0xf11aed14 │ │ │ │ + vmlal.s32 , d27, d13 │ │ │ │ + blls 3f94a0 <__read_chk@plt+0x3940cc> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1039b34 │ │ │ │ tstlt sl, r0, lsl r5 │ │ │ │ ldreq pc, [r8, #-259] @ 0xfffffefd │ │ │ │ - blcs 10fd4c <__read_chk@plt+0xaa978> │ │ │ │ + blcs 10fcdc <__read_chk@plt+0xaa908> │ │ │ │ ldrthi pc, [r7], r1 @ │ │ │ │ - blcs 103294 <__read_chk@plt+0x9dec0> │ │ │ │ + blcs 103224 <__read_chk@plt+0x9de50> │ │ │ │ ldrthi pc, [r3], r1 @ │ │ │ │ @ instruction: 0xf0606b18 │ │ │ │ tstplt r0, pc, lsl #23 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf11a6800 │ │ │ │ - andcs pc, r0, #12910592 @ 0xc50000 │ │ │ │ + andcs pc, r0, #7143424 @ 0x6d0000 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0609821 │ │ │ │ @ instruction: 0xf8dffecb │ │ │ │ andcs r1, r5, #68, 14 @ 0x1100000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [ip], #492 @ 0x1ec │ │ │ │ - @ instruction: 0xf8b6f11a │ │ │ │ + stcl 7, cr15, [r4], #492 @ 0x1ec │ │ │ │ + @ instruction: 0xf85ef11a │ │ │ │ cmnpvc r6, fp, lsr #11 @ p-variant is OBSOLETE │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 124559c <__read_chk@plt+0x11e01c8> │ │ │ │ + blls 124552c <__read_chk@plt+0x11e0158> │ │ │ │ tstlt r2, sp, lsl pc │ │ │ │ - blls 3b05ec <__read_chk@plt+0x34b218> │ │ │ │ + blls 3b057c <__read_chk@plt+0x34b1a8> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs fp, {r1, r2, r3, r7, r9, sl, pc}^ │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blvs 170abb0 <__read_chk@plt+0x16a57dc> │ │ │ │ - blx 1d2530e <__read_chk@plt+0x1cbff3a> │ │ │ │ + blvs 170ab40 <__read_chk@plt+0x16a576c> │ │ │ │ + blx 1d2529e <__read_chk@plt+0x1cbfeca> │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf898f11a │ │ │ │ + @ instruction: 0xf840f11a │ │ │ │ eorvs r2, r8, r0, lsl #4 │ │ │ │ ldmdals r1!, {r0, r4, r9, sl, lr} │ │ │ │ cdp2 0, 9, cr15, cr14, cr0, {3} │ │ │ │ @ instruction: 0xf5ab9b0c │ │ │ │ stcls 1, cr7, [fp, #-824]! @ 0xfffffcc8 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ ldmdblt r2, {r0, r1, r3, r8, ip, sp, lr} │ │ │ │ @ instruction: 0xf1a39b2b │ │ │ │ - blls 3aa5e0 <__read_chk@plt+0x34520c> │ │ │ │ + blls 3aa570 <__read_chk@plt+0x34519c> │ │ │ │ @ instruction: 0xf0042b00 │ │ │ │ ldmdavs r8, {r0, r2, r3, r4, r5, pc}^ │ │ │ │ - blvs ff11568c <__read_chk@plt+0xff0b02b8> │ │ │ │ + blvs ff11561c <__read_chk@plt+0xff0b0248> │ │ │ │ stmdavc r3, {r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0462b00 │ │ │ │ ldrmi r8, [r8], -r3, lsr #5 │ │ │ │ @ instruction: 0xf5ab6028 │ │ │ │ @ instruction: 0xf8df75ce │ │ │ │ @ instruction: 0xf89506b0 │ │ │ │ ldrbtmi r3, [r8], #-48 @ 0xffffffd0 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ eorscc pc, r0, r5, lsl #17 │ │ │ │ - @ instruction: 0xf866f11a │ │ │ │ + @ instruction: 0xf80ef11a │ │ │ │ @ instruction: 0xf8df6028 │ │ │ │ ldrbtmi r0, [r8], #-1688 @ 0xfffff968 │ │ │ │ - @ instruction: 0xf860f11a │ │ │ │ + @ instruction: 0xf808f11a │ │ │ │ rscvs r9, r8, #12, 22 @ 0x3000 │ │ │ │ - blcs 103278 <__read_chk@plt+0x9dea4> │ │ │ │ + blcs 103208 <__read_chk@plt+0x9de34> │ │ │ │ @ instruction: 0x83a4f002 │ │ │ │ @ instruction: 0xf1039b2b │ │ │ │ - blls 3aa6c8 <__read_chk@plt+0x3452f4> │ │ │ │ + blls 3aa658 <__read_chk@plt+0x345284> │ │ │ │ teqlt r0, r8, asr r8 │ │ │ │ smlawtlt r0, r0, fp, r6 │ │ │ │ - blcs 107e30 <__read_chk@plt+0xa2a5c> │ │ │ │ + blcs 107dc0 <__read_chk@plt+0xa29ec> │ │ │ │ rsbshi pc, r5, #70 @ 0x46 │ │ │ │ andcs r4, r0, #24, 12 @ 0x1800000 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0609874 │ │ │ │ - blls be8b84 <__read_chk@plt+0xb837b0> │ │ │ │ + blls be8b14 <__read_chk@plt+0xb83740> │ │ │ │ @ instruction: 0xf1032200 │ │ │ │ @ instruction: 0x46110010 │ │ │ │ cdp2 0, 4, cr15, cr12, cr0, {3} │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ @ instruction: 0xf5ab8645 │ │ │ │ ldmdbvs r8, {r1, r2, r3, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 64a0c4 <__read_chk@plt+0x5e4cf0> │ │ │ │ + blls 64a054 <__read_chk@plt+0x5e4c80> │ │ │ │ orrs r6, pc, #24 │ │ │ │ strbcc pc, [r0, #2271]! @ 0x8df @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcs r9, r0, r2, ror r3 │ │ │ │ - blx ff2253f0 <__read_chk@plt+0xff1c001c> │ │ │ │ + blx ff225380 <__read_chk@plt+0xff1bffac> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ - blge fe4a6474 <__read_chk@plt+0xfe4410a0> │ │ │ │ + blge fe4a6404 <__read_chk@plt+0xfe441030> │ │ │ │ strmi r4, [r1], -r2, lsl #12 │ │ │ │ stmdals sl!, {r3, r5, sp, lr} │ │ │ │ cdp2 0, 2, cr15, cr12, cr0, {3} │ │ │ │ @ instruction: 0x1610f8df │ │ │ │ andcs r4, r5, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - strmi lr, [r1], -lr, lsl #24 │ │ │ │ + strmi lr, [r1], -r6, asr #24 │ │ │ │ andcs r9, r0, #5373952 @ 0x520000 │ │ │ │ @ instruction: 0xf88ef7fe │ │ │ │ ldrbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ ldrbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ - bls 11312a8 <__read_chk@plt+0x10cbed4> │ │ │ │ + bls 1131238 <__read_chk@plt+0x10cbe64> │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ andsvs r3, sl, r3 │ │ │ │ @ instruction: 0xf77b2205 │ │ │ │ - @ instruction: 0xf11aebfc │ │ │ │ - blls 4272d0 <__read_chk@plt+0x3c1efc> │ │ │ │ + @ instruction: 0xf119ec34 │ │ │ │ + blls 429100 <__read_chk@plt+0x3c3d2c> │ │ │ │ bicvs pc, r4, fp, lsr #5 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc fp, sl, lsr #6 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 1049c58 <__read_chk@plt+0xfe4884> │ │ │ │ + blls 1049be8 <__read_chk@plt+0xfe4814> │ │ │ │ strcs r3, [r0, #-784] @ 0xfffffcf0 │ │ │ │ strtmi r9, [sl], -r1, asr #16 │ │ │ │ andsvs r4, sp, r9, lsr #12 │ │ │ │ ldc2l 0, cr15, [sl, #384]! @ 0x180 │ │ │ │ ldrcc pc, [r8, #2271]! @ 0x8df │ │ │ │ stmdals r9!, {r1, r3, r4, r6, r9, sl, fp, ip, pc}^ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf119601e │ │ │ │ - @ instruction: 0xf5abffe5 │ │ │ │ + @ instruction: 0xf5abff8d │ │ │ │ @ instruction: 0x462962d3 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ @ instruction: 0xf0234630 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ @ instruction: 0xf060462a │ │ │ │ @ instruction: 0xf8dffde3 │ │ │ │ @ instruction: 0xf8df3590 │ │ │ │ @ instruction: 0x46281590 │ │ │ │ @ instruction: 0xf2ab9a53 │ │ │ │ ldrbtmi r6, [r9], #-1388 @ 0xfffffa94 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andcs r6, r5, #26 │ │ │ │ - bl ff027120 <__read_chk@plt+0xfefc1d4c> │ │ │ │ - @ instruction: 0xffc6f119 │ │ │ │ + bl ffe270b0 <__read_chk@plt+0xffdc1cdc> │ │ │ │ + @ instruction: 0xff6ef119 │ │ │ │ eorvs r7, r8, fp, lsr #18 │ │ │ │ ldrbeq pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ ldrbtmi r7, [r8], #-299 @ 0xfffffed5 │ │ │ │ - @ instruction: 0xffbaf119 │ │ │ │ + @ instruction: 0xff62f119 │ │ │ │ eorvs r9, r8, #12, 22 @ 0x3000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - blcs 10ff88 <__read_chk@plt+0xaabb4> │ │ │ │ + blcs 10ff18 <__read_chk@plt+0xaab44> │ │ │ │ @ instruction: 0x81a4f040 │ │ │ │ ldmdals r3, {r9, sp}^ │ │ │ │ @ instruction: 0xf0604611 │ │ │ │ @ instruction: 0xf8dffdb9 │ │ │ │ andcs r1, r5, #72, 10 @ 0x12000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl fe7a7164 <__read_chk@plt+0xfe741d90> │ │ │ │ - @ instruction: 0xffa4f119 │ │ │ │ - blls 40fc30 <__read_chk@plt+0x3aa85c> │ │ │ │ + bl ff5a70f4 <__read_chk@plt+0xff541d20> │ │ │ │ + @ instruction: 0xff4cf119 │ │ │ │ + blls 40fbc0 <__read_chk@plt+0x3aa7ec> │ │ │ │ ldmdavs r8, {r4, sp, lr} │ │ │ │ @ instruction: 0xf0237913 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ cmnle r1, r0, lsl #16 │ │ │ │ andcs r9, r5, #44, 22 @ 0xb000 │ │ │ │ ldrne pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ cmpvs r8, r9, ror r4 │ │ │ │ - bl fe227190 <__read_chk@plt+0xfe1c1dbc> │ │ │ │ - @ instruction: 0xff8ef119 │ │ │ │ + bl ff027120 <__read_chk@plt+0xfefc1d4c> │ │ │ │ + @ instruction: 0xff36f119 │ │ │ │ andsvs pc, r4, #-1342177270 @ 0xb000000a │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 405808 <__read_chk@plt+0x3a0434> │ │ │ │ - blcs 10342c <__read_chk@plt+0x9e058> │ │ │ │ - blls 141d920 <__read_chk@plt+0x13b854c> │ │ │ │ + blls 405798 <__read_chk@plt+0x3a03c4> │ │ │ │ + blcs 1033bc <__read_chk@plt+0x9dfe8> │ │ │ │ + blls 141d8b0 <__read_chk@plt+0x13b84dc> │ │ │ │ ldrbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-24 @ 0xffffffe8 │ │ │ │ - bl 1c271c0 <__read_chk@plt+0x1bc1dec> │ │ │ │ - @ instruction: 0xff76f119 │ │ │ │ + bl fea27150 <__read_chk@plt+0xfe9c1d7c> │ │ │ │ + @ instruction: 0xff1ef119 │ │ │ │ @ instruction: 0x61bdf5ab │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 144581c <__read_chk@plt+0x13e0448> │ │ │ │ + blls 14457ac <__read_chk@plt+0x13e03d8> │ │ │ │ streq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b90a │ │ │ │ - blls 3aa84c <__read_chk@plt+0x345478> │ │ │ │ + blls 3aa7dc <__read_chk@plt+0x345408> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 3d4744 <__read_chk@plt+0x36f370> │ │ │ │ + blls 3d46d4 <__read_chk@plt+0x36f300> │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ @ instruction: 0x461814b8 │ │ │ │ ldrbtmi r6, [r9], #-43 @ 0xffffffd5 │ │ │ │ - bl 1427200 <__read_chk@plt+0x13c1e2c> │ │ │ │ - @ instruction: 0xff56f119 │ │ │ │ + bl fe227190 <__read_chk@plt+0xfe1c1dbc> │ │ │ │ + mrc2 1, 7, pc, cr14, cr9, {0} │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ ldmdavs sl, {r2, r4, r5, r7, r8, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls ec585c <__read_chk@plt+0xe60488> │ │ │ │ + blls ec57ec <__read_chk@plt+0xe60418> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blcc 909b10 <__read_chk@plt+0x8a473c> │ │ │ │ + blcc 909aa0 <__read_chk@plt+0x8a46cc> │ │ │ │ strne pc, [r8], #2271 @ 0x8df │ │ │ │ andcs r2, r5, #0, 10 │ │ │ │ ldrbtmi r6, [r9], #-29 @ 0xffffffe3 │ │ │ │ @ instruction: 0xf77b4628 │ │ │ │ - @ instruction: 0xf119eb32 │ │ │ │ - @ instruction: 0xf5abff3b │ │ │ │ - blls 401e98 <__read_chk@plt+0x39cac4> │ │ │ │ + @ instruction: 0xf119eb6a │ │ │ │ + @ instruction: 0xf5abfee3 │ │ │ │ + blls 401e28 <__read_chk@plt+0x39ca54> │ │ │ │ ldmdavs r8, {r4, sp, lr} │ │ │ │ @ instruction: 0xf0237913 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ @ instruction: 0xf0462800 │ │ │ │ - blls ec97dc <__read_chk@plt+0xe64408> │ │ │ │ + blls ec976c <__read_chk@plt+0xe64398> │ │ │ │ streq pc, [ip, #-259] @ 0xfffffefd │ │ │ │ - blls 1422824 <__read_chk@plt+0x13bd450> │ │ │ │ + blls 14227b4 <__read_chk@plt+0x13bd3e0> │ │ │ │ str r3, [r5, r8, lsl #6]! │ │ │ │ andcs r9, r5, #44, 22 @ 0xb000 │ │ │ │ strbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf77b61d8 │ │ │ │ - @ instruction: 0xf119eb12 │ │ │ │ - vcvt.s32.f32 d15, d11, #21 │ │ │ │ + @ instruction: 0xf119eb4a │ │ │ │ + vqrdmlah.s32 d15, d27, d3[0] │ │ │ │ ldmdbvc r3, {r2, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xf0236010 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ - blcs 1100d0 <__read_chk@plt+0xaacfc> │ │ │ │ + blcs 110060 <__read_chk@plt+0xaac8c> │ │ │ │ mcrrge 4, 7, pc, r6, cr15 @ │ │ │ │ - blls 3e32c8 <__read_chk@plt+0x37def4> │ │ │ │ + blls 3e3258 <__read_chk@plt+0x37de84> │ │ │ │ ldrmi r6, [sl], -fp, lsr #32 │ │ │ │ stmdals sl, {r0, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf060461d │ │ │ │ @ instruction: 0xf8dffd11 │ │ │ │ andcs r1, r5, #16, 8 @ 0x10000000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b ffda72b4 <__read_chk@plt+0xffd41ee0> │ │ │ │ + bl ba7244 <__read_chk@plt+0xb41e70> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd9830 │ │ │ │ ldmibmi pc!, {r0, r1, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - strtmi lr, [sl], -r8, ror #21 │ │ │ │ + strtmi lr, [sl], -r0, lsr #22 │ │ │ │ stmdals sl!, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xff68f7fd │ │ │ │ andcs r4, r5, #4096000 @ 0x3e8000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b ff8272e0 <__read_chk@plt+0xff7c1f0c> │ │ │ │ + bl 627270 <__read_chk@plt+0x5c1e9c> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd9851 │ │ │ │ ldmibmi r6!, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0x462aead2 │ │ │ │ + strtmi lr, [sl], -sl, lsl #22 │ │ │ │ stmdals fp!, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xff52f7fd │ │ │ │ andcs r4, r5, #3948544 @ 0x3c4000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b ff2a730c <__read_chk@plt+0xff241f38> │ │ │ │ + b a729c <__read_chk@plt+0x41ec8> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd9871 │ │ │ │ strtmi pc, [sl], -r7, asr #30 │ │ │ │ strbmi r9, [r9], -sp, ror #16 │ │ │ │ @ instruction: 0xff42f7fd │ │ │ │ andcs r4, r5, #3833856 @ 0x3a8000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b feea732c <__read_chk@plt+0xfee41f58> │ │ │ │ + b ffca72bc <__read_chk@plt+0xffc41ee8> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd986c │ │ │ │ stmibmi r6!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - strtmi lr, [sl], -ip, lsr #21 │ │ │ │ + strtmi lr, [sl], -r4, ror #21 │ │ │ │ stmdals lr!, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xff2cf7fd │ │ │ │ andcs r4, r5, #3686400 @ 0x384000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b fe927358 <__read_chk@plt+0xfe8c1f84> │ │ │ │ + b ff7272e8 <__read_chk@plt+0xff6c1f14> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd9868 │ │ │ │ ldmibmi sp, {r0, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0x462aea96 │ │ │ │ + strtmi lr, [sl], -lr, asr #21 │ │ │ │ ldmdals r4, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xff16f7fd │ │ │ │ andcs r4, r5, #216, 18 @ 0x360000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - b fe3a7384 <__read_chk@plt+0xfe341fb0> │ │ │ │ + b ff1a7314 <__read_chk@plt+0xff141f40> │ │ │ │ strmi r4, [r1], -sl, lsr #12 │ │ │ │ @ instruction: 0xf7fd986f │ │ │ │ ldmibmi r4, {r0, r1, r3, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - strtmi lr, [sl], -r0, lsl #21 │ │ │ │ + @ instruction: 0x462aeab8 │ │ │ │ ldmdals r0!, {r0, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7fd950b │ │ │ │ - blmi ff4e91b8 <__read_chk@plt+0xff483de4> │ │ │ │ + blmi ff4e9148 <__read_chk@plt+0xff483d74> │ │ │ │ stmibmi pc, {r0, r2, r9, sp}^ @ │ │ │ │ ldrbtmi r9, [r9], #-3413 @ 0xfffff2ab │ │ │ │ @ instruction: 0xf85a980b │ │ │ │ andsvs r3, sp, r3 │ │ │ │ - b 1ca73bc <__read_chk@plt+0x1c41fe8> │ │ │ │ - mrc2 1, 3, pc, cr8, cr9, {0} │ │ │ │ + b feaa734c <__read_chk@plt+0xfea41f78> │ │ │ │ + mcr2 1, 1, pc, cr0, cr9, {0} @ │ │ │ │ sbcseq pc, r4, #179306496 @ 0xab00000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ @ instruction: 0xf0234628 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ ldrmi r9, [sl], -fp, lsl #22 │ │ │ │ @ instruction: 0xf0604619 │ │ │ │ - blmi ff1e87c8 <__read_chk@plt+0xff1833f4> │ │ │ │ + blmi ff1e8758 <__read_chk@plt+0xff183384> │ │ │ │ andcs r4, r5, #3194880 @ 0x30c000 │ │ │ │ ldrbtmi r9, [r9], #-3414 @ 0xfffff2aa │ │ │ │ @ instruction: 0xf85a980b │ │ │ │ andsvs r3, sp, r3 │ │ │ │ - b 15a73f4 <__read_chk@plt+0x1542020> │ │ │ │ - mrc2 1, 2, pc, cr12, cr9, {0} │ │ │ │ + b fe3a7384 <__read_chk@plt+0xfe341fb0> │ │ │ │ + mcr2 1, 0, pc, cr4, cr9, {0} @ │ │ │ │ adceq pc, r8, #179306496 @ 0xab00000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ @ instruction: 0xf0234628 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ ldrmi r9, [sl], -fp, lsl #22 │ │ │ │ @ instruction: 0xf0604619 │ │ │ │ - blmi feee8790 <__read_chk@plt+0xfee833bc> │ │ │ │ + blmi feee8720 <__read_chk@plt+0xfee8334c> │ │ │ │ andcs r4, r5, #2998272 @ 0x2dc000 │ │ │ │ ldrbtmi r9, [r9], #-3422 @ 0xfffff2a2 │ │ │ │ @ instruction: 0xf85a980b │ │ │ │ andsvs r3, sp, r3 │ │ │ │ - b ea742c <__read_chk@plt+0xe42058> │ │ │ │ - mcr2 1, 2, pc, cr0, cr9, {0} @ │ │ │ │ + b 1ca73bc <__read_chk@plt+0x1c41fe8> │ │ │ │ + stc2l 1, cr15, [r8, #100]! @ 0x64 │ │ │ │ subsne pc, r8, #179306496 @ 0xab00000 │ │ │ │ andsvs r7, r0, r3, lsl r9 │ │ │ │ @ instruction: 0xf0234628 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc r3, sl, lsl #6 │ │ │ │ ldrmi r9, [sl], -fp, lsl #22 │ │ │ │ @ instruction: 0xf0604619 │ │ │ │ stmibmi fp!, {r0, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r9, r5, #35840 @ 0x8c00 │ │ │ │ stmdals fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf77b6033 │ │ │ │ - @ instruction: 0xf119ea1e │ │ │ │ - @ instruction: 0xf5abfe27 │ │ │ │ - blls 401e78 <__read_chk@plt+0x39caa4> │ │ │ │ + @ instruction: 0xf119ea56 │ │ │ │ + @ instruction: 0xf5abfdcf │ │ │ │ + blls 401e08 <__read_chk@plt+0x39ca34> │ │ │ │ @ instruction: 0xf04f6008 │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b35 │ │ │ │ - bcs eab28 <__read_chk@plt+0x85754> │ │ │ │ + bcs eaab8 <__read_chk@plt+0x856e4> │ │ │ │ mcrge 4, 5, pc, cr14, cr14, {1} @ │ │ │ │ ldreq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ mcrlt 7, 5, pc, cr8, cr14, {7} @ │ │ │ │ @ instruction: 0xf1a39b2c │ │ │ │ @ instruction: 0xf7ff0510 │ │ │ │ - blls 1057ed4 <__read_chk@plt+0xff2b00> │ │ │ │ + blls 1057e64 <__read_chk@plt+0xff2a90> │ │ │ │ ldreq pc, [r8, #-259] @ 0xfffffefd │ │ │ │ stmiblt r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [r2], -sl, lsr #16 │ │ │ │ eorvs r4, lr, r1, lsr r6 │ │ │ │ stc2 0, cr15, [sl], {96} @ 0x60 │ │ │ │ @ instruction: 0x46304992 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmib ip!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b a27450 <__read_chk@plt+0x9c207c> │ │ │ │ @ instruction: 0x46014b5b │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf7ff9372 │ │ │ │ stmdals lr, {r0, r2, r3, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x46314632 │ │ │ │ @ instruction: 0xf060602e │ │ │ │ stmibmi sl, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0x4601e9da │ │ │ │ + @ instruction: 0x4601ea12 │ │ │ │ stmdblt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf8c0f060 │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf1196800 │ │ │ │ - bls 3e8e78 <__read_chk@plt+0x383aa4> │ │ │ │ + bls 3e8ca8 <__read_chk@plt+0x3838d4> │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf0609829 │ │ │ │ ldrdcs pc, [r0], -pc @ │ │ │ │ svclt 0x00dff7fe │ │ │ │ ldmdbmi sp!, {r2, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ stmdals fp, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ eorvs r2, r8, r5, lsl #4 │ │ │ │ - ldmib sl!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - stc2l 1, cr15, [r4, #100] @ 0x64 │ │ │ │ + ldmib r2!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stc2l 1, cr15, [ip, #-100]! @ 0xffffff9c │ │ │ │ teqpcs r4, fp, lsr #13 @ p-variant is OBSOLETE │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls 1005b80 <__read_chk@plt+0xfa07ac> │ │ │ │ + blls 1005b10 <__read_chk@plt+0xfa073c> │ │ │ │ streq pc, [r0, #-419]! @ 0xfffffe5d │ │ │ │ - blls 1197ea4 <__read_chk@plt+0x1132ad0> │ │ │ │ + blls 1197e34 <__read_chk@plt+0x1132a60> │ │ │ │ sbcmi pc, r0, r3, asr #7 │ │ │ │ @ instruction: 0xf0603002 │ │ │ │ @ instruction: 0x4606f83b │ │ │ │ stmdavs r0, {r3, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf1192600 │ │ │ │ - andcs pc, r0, #10816 @ 0x2a40 │ │ │ │ + andcs pc, r0, #5184 @ 0x1440 │ │ │ │ eorvs r4, r8, r1, lsl r6 │ │ │ │ @ instruction: 0xf060980e │ │ │ │ stmdbmi r8!, {r0, r1, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0x4601e992 │ │ │ │ + strmi lr, [r1], -sl, asr #19 │ │ │ │ stmialt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldreq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ - blls 3e371c <__read_chk@plt+0x37e348> │ │ │ │ + blls 3e36ac <__read_chk@plt+0x37e2d8> │ │ │ │ orrle r2, sl, r0, lsl #22 │ │ │ │ tstcc r8, #62464 @ 0xf400 │ │ │ │ - blcc 722e10 <__read_chk@plt+0x6bda3c> │ │ │ │ - blmi 18e30c8 <__read_chk@plt+0x187dcf4> │ │ │ │ + blcc 722da0 <__read_chk@plt+0x6bd9cc> │ │ │ │ + blmi 18e3058 <__read_chk@plt+0x187dc84> │ │ │ │ @ instruction: 0xf7fe447b │ │ │ │ @ instruction: 0x4602bb7f │ │ │ │ eorvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf060980e │ │ │ │ ldmdbmi fp, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - @ instruction: 0x4601e974 │ │ │ │ + strmi lr, [r1], -ip, lsr #19 │ │ │ │ stmialt r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdals r9!, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ eorvs r4, sl, r1, lsl r6 │ │ │ │ - blx fe1a595a <__read_chk@plt+0xfe140586> │ │ │ │ - blls c23660 <__read_chk@plt+0xbbe28c> │ │ │ │ + blx fe1a58ea <__read_chk@plt+0xfe140516> │ │ │ │ + blls c235f0 <__read_chk@plt+0xbbe21c> │ │ │ │ ldreq pc, [r4, #-259] @ 0xfffffefd │ │ │ │ stmiblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldreq pc, [r4, #-419] @ 0xfffffe5d │ │ │ │ - blt ff7e77e8 <__read_chk@plt+0xff782414> │ │ │ │ + blt ff7e7778 <__read_chk@plt+0xff7823a4> │ │ │ │ ldrbtmi r4, [r8], #-2127 @ 0xfffff7b1 │ │ │ │ ldcllt 7, cr15, [r3], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf1a39b61 │ │ │ │ @ instruction: 0xf7fe0514 │ │ │ │ - blls 1918e90 <__read_chk@plt+0x18b3abc> │ │ │ │ + blls 1918e20 <__read_chk@plt+0x18b3a4c> │ │ │ │ streq pc, [r8, #-259] @ 0xfffffefd │ │ │ │ ldcllt 7, cr15, [r1, #-1016]! @ 0xfffffc08 │ │ │ │ svcne 0x001d9b5f │ │ │ │ stcllt 7, cr15, [r8, #1016] @ 0x3f8 │ │ │ │ @ instruction: 0xf1002014 │ │ │ │ - ldmdavs r3!, {r0, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r6, r1, #40 @ 0x28 │ │ │ │ svcvs 0x009b2114 │ │ │ │ - blmi 11ce428 <__read_chk@plt+0x1169054> │ │ │ │ + blmi 11ce3b8 <__read_chk@plt+0x1168fe4> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bl 15a761c <__read_chk@plt+0x1542248> │ │ │ │ + bl fe3a75ac <__read_chk@plt+0xfe3421d8> │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xf7ff74da │ │ │ │ @ instruction: 0xf103b94f │ │ │ │ @ instruction: 0xf7ff050c │ │ │ │ svclt 0x0000bb66 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r9, r7, r2, lsl r1 │ │ │ │ - ldrsheq r9, [r7], -r6 │ │ │ │ - andseq r9, r7, r8, lsr #1 │ │ │ │ - @ instruction: 0x001799da │ │ │ │ - andseq r9, r7, r0, lsr #32 │ │ │ │ - @ instruction: 0x00178fb8 │ │ │ │ - andseq r8, r7, r8, ror #30 │ │ │ │ - andseq r8, r7, sl, lsr pc │ │ │ │ - andseq r8, r7, r6, lsl pc │ │ │ │ - @ instruction: 0x00178ef2 │ │ │ │ - andseq r8, r7, r4, lsr #29 │ │ │ │ + andseq r9, r7, r6, lsr #32 │ │ │ │ + andseq r9, r7, sl │ │ │ │ + @ instruction: 0x00178fbc │ │ │ │ + andseq r9, r7, lr, ror #17 │ │ │ │ + andseq r8, r7, r4, lsr pc │ │ │ │ + andseq r8, r7, ip, asr #29 │ │ │ │ + andseq r8, r7, ip, ror lr │ │ │ │ + andseq r8, r7, lr, asr #28 │ │ │ │ + andseq r8, r7, sl, lsr #28 │ │ │ │ + andseq r8, r7, r6, lsl #28 │ │ │ │ + @ instruction: 0x00178db8 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - andseq r9, r7, ip, asr r7 │ │ │ │ - andseq r1, r7, r6, asr #28 │ │ │ │ - andseq r9, r7, r0, lsl r7 │ │ │ │ - @ instruction: 0x001796d4 │ │ │ │ - andseq r8, r7, lr, lsr #27 │ │ │ │ - andseq r8, r7, sl, asr sp │ │ │ │ - andseq r9, r7, sl, asr r5 │ │ │ │ - andseq r9, r7, r6, asr r5 │ │ │ │ - andseq r8, r7, r4, ror fp │ │ │ │ + andseq r9, r7, r0, ror r6 │ │ │ │ + andseq r1, r7, sl, asr sp │ │ │ │ + andseq r9, r7, r4, lsr #12 │ │ │ │ + andseq r9, r7, r8, ror #11 │ │ │ │ + andseq r8, r7, r2, asr #25 │ │ │ │ + andseq r8, r7, lr, ror #24 │ │ │ │ + andseq r9, r7, lr, ror #8 │ │ │ │ + andseq r9, r7, sl, ror #8 │ │ │ │ + andseq r8, r7, r8, lsl #21 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - andseq r9, r7, r8, lsl r6 │ │ │ │ + andseq r9, r7, ip, lsr #10 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - andseq r9, r7, sl, lsl #9 │ │ │ │ - andseq r1, r9, lr, asr #5 │ │ │ │ - andseq r9, r7, r2, lsr r4 │ │ │ │ - andseq r8, r7, r0, ror sl │ │ │ │ - andseq r8, r7, lr, asr #20 │ │ │ │ - andseq r9, r7, r6, lsl #7 │ │ │ │ - andseq r8, r7, r2, ror #19 │ │ │ │ - andseq r8, r7, sl, lsl #19 │ │ │ │ - @ instruction: 0x001793f2 │ │ │ │ - andseq r9, r7, ip, asr #7 │ │ │ │ - andseq r9, r7, r6, lsr #7 │ │ │ │ - andseq r9, r7, r4, lsl #7 │ │ │ │ - andseq r9, r7, lr, asr r3 │ │ │ │ - andseq r9, r7, lr, lsr #6 │ │ │ │ - andseq r9, r7, r8, lsl #6 │ │ │ │ - andseq r9, r7, r2, ror #5 │ │ │ │ - @ instruction: 0x001792bc │ │ │ │ - mulseq r7, r6, r2 │ │ │ │ - andseq r9, r7, r0, ror r2 │ │ │ │ + mulseq r7, lr, r3 │ │ │ │ + andseq r1, r9, r2, ror #3 │ │ │ │ + andseq r9, r7, r6, asr #6 │ │ │ │ + andseq r8, r7, r4, lsl #19 │ │ │ │ + andseq r8, r7, r2, ror #18 │ │ │ │ + mulseq r7, sl, r2 │ │ │ │ + @ instruction: 0x001788f6 │ │ │ │ + mulseq r7, lr, r8 │ │ │ │ + andseq r9, r7, r6, lsl #6 │ │ │ │ + andseq r9, r7, r0, ror #5 │ │ │ │ + @ instruction: 0x001792ba │ │ │ │ + mulseq r7, r8, r2 │ │ │ │ + andseq r9, r7, r2, ror r2 │ │ │ │ + andseq r9, r7, r2, asr #4 │ │ │ │ + andseq r9, r7, ip, lsl r2 │ │ │ │ + @ instruction: 0x001791f6 │ │ │ │ + @ instruction: 0x001791d0 │ │ │ │ + andseq r9, r7, sl, lsr #3 │ │ │ │ + andseq r9, r7, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r9, r7, r6, asr #4 │ │ │ │ + andseq r9, r7, sl, asr r1 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x001791fe │ │ │ │ + andseq r9, r7, r2, lsl r1 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x001791b6 │ │ │ │ - andseq r9, r7, ip, ror #2 │ │ │ │ - andseq r8, r7, r2, lsr r7 │ │ │ │ - @ instruction: 0x00178dfc │ │ │ │ - mulseq r7, r4, r0 │ │ │ │ - andseq r8, r7, ip, ror #26 │ │ │ │ - andseq r9, r7, r8, lsl #1 │ │ │ │ - andseq r8, r7, r0, lsr sp │ │ │ │ - andseq r8, r7, r6, ror r3 │ │ │ │ - eoreq pc, fp, ip, ror #23 │ │ │ │ + andseq r9, r7, sl, asr #1 │ │ │ │ + andseq r9, r7, r0, lsl #1 │ │ │ │ + andseq r8, r7, r6, asr #12 │ │ │ │ + andseq r8, r7, r0, lsl sp │ │ │ │ + andseq r8, r7, r8, lsr #31 │ │ │ │ + andseq r8, r7, r0, lsl #25 │ │ │ │ + mulseq r7, ip, pc @ │ │ │ │ + andseq r8, r7, r4, asr #24 │ │ │ │ + andseq r8, r7, sl, lsl #5 │ │ │ │ + strdeq pc, [fp], -r0 @ │ │ │ │ @ instruction: 0xf0d76e98 │ │ │ │ - blls 3e8710 <__read_chk@plt+0x38333c> │ │ │ │ + blls 3e86a0 <__read_chk@plt+0x3832cc> │ │ │ │ mrcvs 8, 6, r6, cr11, cr11, {2} │ │ │ │ @ instruction: 0xf0462b00 │ │ │ │ @ instruction: 0xf8df8380 │ │ │ │ ldrbtmi r3, [fp], #-1208 @ 0xfffffb48 │ │ │ │ ldrtcs pc, [r4], #2271 @ 0x8df @ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andvs pc, r2, sl, asr r8 @ │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf8df0301 │ │ │ │ ldrtmi r3, [r0], -r8, lsr #9 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b feda775c <__read_chk@plt+0xfed42388> │ │ │ │ + b ffba76ec <__read_chk@plt+0xffb42318> │ │ │ │ orrmi pc, r0, #25165824 @ 0x1800000 │ │ │ │ @ instruction: 0x26004630 │ │ │ │ svcvs 0x00fff883 │ │ │ │ - stc2 1, cr15, [r2], #100 @ 0x64 │ │ │ │ + mcrr2 1, 1, pc, sl, cr9 @ │ │ │ │ strne pc, [r8], #2271 @ 0x8df │ │ │ │ ldrtmi r6, [r0], -r8, lsr #32 │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ @ instruction: 0xf119ba3c │ │ │ │ - blls 668bf8 <__read_chk@plt+0x603824> │ │ │ │ - blls 4019f8 <__read_chk@plt+0x39c624> │ │ │ │ - blcs 103a08 <__read_chk@plt+0x9e634> │ │ │ │ + blls 668a28 <__read_chk@plt+0x603654> │ │ │ │ + blls 401988 <__read_chk@plt+0x39c5b4> │ │ │ │ + blcs 103998 <__read_chk@plt+0x9e5c4> │ │ │ │ adchi pc, r4, #65 @ 0x41 │ │ │ │ bicvc pc, lr, #717225984 @ 0x2ac00000 │ │ │ │ tstlt r0, r8, lsl ip │ │ │ │ - stc2 1, cr15, [ip], {25} │ │ │ │ + ldc2 1, cr15, [r4], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xf6ab4604 │ │ │ │ @ instruction: 0x4648437c │ │ │ │ @ instruction: 0xf8df601c │ │ │ │ @ instruction: 0xf85a3458 │ │ │ │ cmnls r7, #3 │ │ │ │ teqls pc, #1769472 @ 0x1b0000 │ │ │ │ - blx 11a5da6 <__read_chk@plt+0x11409d2> │ │ │ │ + blx 11a5d36 <__read_chk@plt+0x1140962> │ │ │ │ strmi r9, [r4], -fp, lsl #20 │ │ │ │ tstlt sl, #8384 @ 0x20c0 │ │ │ │ movwlt r6, #43026 @ 0xa812 │ │ │ │ - ldrsblt r6, [pc, #183] @ e9a8f <__read_chk@plt+0x846bb> │ │ │ │ + ldrsblt r6, [pc, #183] @ e9a1f <__read_chk@plt+0x8464b> │ │ │ │ ldrtpl pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrtls pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrtmi r9, [fp], -r9, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #1149 @ 0x47d │ │ │ │ ldrmi r4, [ip], -r7, lsl #12 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ strtmi fp, [r8], -r8, lsl #30 │ │ │ │ - blx ba5dd6 <__read_chk@plt+0xb40a02> │ │ │ │ + blx ba5d66 <__read_chk@plt+0xb40992> │ │ │ │ strbmi r4, [r8], -r6, lsl #12 │ │ │ │ - blx aa5dde <__read_chk@plt+0xa40a0a> │ │ │ │ + blx aa5d6e <__read_chk@plt+0xa4099a> │ │ │ │ strmi r6, [r6], #-2276 @ 0xfffff71c │ │ │ │ svclt 0x00b842b7 │ │ │ │ stccs 6, cr4, [r0], {55} @ 0x37 │ │ │ │ - blls 35e1c8 <__read_chk@plt+0x2f8df4> │ │ │ │ + blls 35e158 <__read_chk@plt+0x2f8d84> │ │ │ │ addsmi r4, pc, #60, 12 @ 0x3c00000 │ │ │ │ ldrmi fp, [ip], -r8, lsr #31 │ │ │ │ vstmdbne r6!, {d25-} │ │ │ │ @ instruction: 0xf1a3962f │ │ │ │ stcne 0, cr0, [r3], #128 @ 0x80 │ │ │ │ @ instruction: 0xf5ab9009 │ │ │ │ teqls r3, #1375731712 @ 0x52000000 │ │ │ │ - blx fe8a78c0 <__read_chk@plt+0xfe8424ec> │ │ │ │ + blx fe8a7850 <__read_chk@plt+0xfe84247c> │ │ │ │ andcs r4, r5, #4096000 @ 0x3e8000 │ │ │ │ stmdavs r5!, {sp} │ │ │ │ @ instruction: 0xf77b4479 │ │ │ │ - stmdavs r3!, {r3, r4, r5, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r4, r5, r6, fp, sp, lr, pc} │ │ │ │ eorslt r9, r1, #69632 @ 0x11000 │ │ │ │ tstvs sl, r8, ror #4 │ │ │ │ ldrshls r4, [r9, #-165] @ 0xffffff5b │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ - bls 57da5c <__read_chk@plt+0x518688> │ │ │ │ - bcs 1021cc <__read_chk@plt+0x9cdf8> │ │ │ │ + bls 57d9ec <__read_chk@plt+0x518618> │ │ │ │ + bcs 10215c <__read_chk@plt+0x9cd88> │ │ │ │ eorshi pc, r8, #65 @ 0x41 │ │ │ │ - bcs 1102c8 <__read_chk@plt+0xaaef4> │ │ │ │ + bcs 110258 <__read_chk@plt+0xaae84> │ │ │ │ strthi pc, [r2], #67 @ 0x43 │ │ │ │ - bcs 110320 <__read_chk@plt+0xaaf4c> │ │ │ │ + bcs 1102b0 <__read_chk@plt+0xaaedc> │ │ │ │ ldrbhi pc, [fp, #69]! @ 0x45 @ │ │ │ │ - bcs 110368 <__read_chk@plt+0xaaf94> │ │ │ │ + bcs 1102f8 <__read_chk@plt+0xaaf24> │ │ │ │ subshi pc, r2, #6 │ │ │ │ @ instruction: 0xf85a4aeb │ │ │ │ andsvs r2, sl, #2 │ │ │ │ ldrbvs pc, [r2], -fp, lsr #11 @ │ │ │ │ orrsvs r9, sl, r3, lsl sl │ │ │ │ mvncc pc, #179306496 @ 0xab00000 │ │ │ │ tstls r0, r3, lsr r9 │ │ │ │ @@ -135599,142 +135571,142 @@ │ │ │ │ @ instruction: 0x4620447a │ │ │ │ @ instruction: 0x460b9311 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldc2l 0, cr15, [r6], {247} @ 0xf7 │ │ │ │ ldmdavs r4!, {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ @ instruction: 0xf1193ff4 │ │ │ │ - eorvs pc, r0, r7, lsl #24 │ │ │ │ + eorvs pc, r0, pc, lsr #23 │ │ │ │ ldmdals r0, {r2, r4, r5, fp, sp, lr} │ │ │ │ rscvs r4, r4, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xff72f7a2 │ │ │ │ svcvc 0x0000f018 │ │ │ │ @ instruction: 0xf04f6832 │ │ │ │ strdvs r3, [r0], #-63 @ 0xffffffc1 @ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ cmpvs r3, r9, lsl #30 │ │ │ │ - bvs fe5d973c <__read_chk@plt+0xfe574368> │ │ │ │ + bvs fe5d96cc <__read_chk@plt+0xfe5742f8> │ │ │ │ rsbsls r4, r5, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xf043bf1c │ │ │ │ addsvs r0, r3, #67108864 @ 0x4000000 │ │ │ │ - blx 112797c <__read_chk@plt+0x10c25a8> │ │ │ │ + blx 112790c <__read_chk@plt+0x10c2538> │ │ │ │ andcs r4, r5, #3391488 @ 0x33c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - @ instruction: 0xf77a6826 │ │ │ │ - stmdavs r3!, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf77b6826 │ │ │ │ + stmdavs r3!, {r1, r4, fp, sp, lr, pc} │ │ │ │ rsbsvs r9, r0, #40960 @ 0xa000 │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ - bls 1741f70 <__read_chk@plt+0x16dcb9c> │ │ │ │ - bmi ff34a074 <__read_chk@plt+0xff2e4ca0> │ │ │ │ + bls 1741f00 <__read_chk@plt+0x16dcb2c> │ │ │ │ + bmi ff34a004 <__read_chk@plt+0xff2e4c30> │ │ │ │ stmibmi r9, {r0, r2, r3, r4, r6, r7, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf85a9d11 │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ @ instruction: 0xf6ab621a │ │ │ │ orrsvs r3, r9, r8, ror #4 │ │ │ │ - blls dbb3c4 <__read_chk@plt+0xd55ff0> │ │ │ │ + blls dbb354 <__read_chk@plt+0xd55f80> │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ movwls r4, #2754 @ 0xac2 │ │ │ │ @ instruction: 0xf0f7447a │ │ │ │ strtmi pc, [r8], -pc, lsl #25 │ │ │ │ movwcs r6, #2085 @ 0x825 │ │ │ │ svccc 0x00f4f88b │ │ │ │ - blx ff125faa <__read_chk@plt+0xff0c0bd6> │ │ │ │ + blx 1b25f3a <__read_chk@plt+0x1ac0b66> │ │ │ │ ldrdls pc, [r0], #-141 @ 0xffffff73 │ │ │ │ stmdavs r5!, {r3, r5, sp, lr} │ │ │ │ strtmi r4, [r9], -r8, asr #12 │ │ │ │ @ instruction: 0xf7a262ed │ │ │ │ stmdavs r3!, {r0, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [r8], -r8, rrx │ │ │ │ @ instruction: 0xf7a4615e │ │ │ │ stmdavs r2!, {r0, r2, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5bb448 <__read_chk@plt+0xfe556074> │ │ │ │ + bvs fe5bb3d8 <__read_chk@plt+0xfe556004> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a46293 │ │ │ │ stmdavs r2!, {r0, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5cfbd4 <__read_chk@plt+0xfe56a800> │ │ │ │ + bvs fe5cfb64 <__read_chk@plt+0xfe56a790> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f76293 │ │ │ │ @ instruction: 0xf509fa65 │ │ │ │ ldrmi r5, [sl], -r0, asr #6 │ │ │ │ stclne 2, cr9, [r3], {31} │ │ │ │ @ instruction: 0xf8d24680 │ │ │ │ ldmdavs r0, {r7, r9, sp}^ │ │ │ │ vsubl.s8 q2, d17, d3 │ │ │ │ - bl fe90a1dc <__read_chk@plt+0xfe8a4e08> │ │ │ │ + bl fe90a16c <__read_chk@plt+0xfe8a4d98> │ │ │ │ teqcs sp, r8 │ │ │ │ strtmi r1, [r8], -r5, asr #32 │ │ │ │ @ instruction: 0xf86ef0e2 │ │ │ │ @ instruction: 0x46079a1f │ │ │ │ @ instruction: 0xf8d2213d │ │ │ │ ldmdavs r8, {r7, r9, ip, sp}^ │ │ │ │ andeq lr, r8, r0, lsr #23 │ │ │ │ @ instruction: 0xf0e21b40 │ │ │ │ - bmi fe567d4c <__read_chk@plt+0xfe502978> │ │ │ │ + bmi fe567cdc <__read_chk@plt+0xfe502908> │ │ │ │ vst1.8 {d20-d22}, [pc :256], r3 │ │ │ │ @ instruction: 0xf85a41a0 │ │ │ │ - bls 6bdbd4 <__read_chk@plt+0x658800> │ │ │ │ + bls 6bdb64 <__read_chk@plt+0x658790> │ │ │ │ andvc lr, r1, #3358720 @ 0x334000 │ │ │ │ mulls r3, sl, sl │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ andcs r9, r1, #0, 4 │ │ │ │ - ldmdb sl!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r2!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r8], -r4, lsr #16 │ │ │ │ - blx 1ca604e <__read_chk@plt+0x1c40c7a> │ │ │ │ + blx 6a5fde <__read_chk@plt+0x640c0a> │ │ │ │ @ instruction: 0xf5ab6060 │ │ │ │ @ instruction: 0xf8dd6452 │ │ │ │ strcs r9, [r0, #-36] @ 0xffffffdc │ │ │ │ stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7a44648 │ │ │ │ stmdavs r2!, {r0, r1, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5bb524 <__read_chk@plt+0xfe556150> │ │ │ │ + bvs fe5bb4b4 <__read_chk@plt+0xfe5560e0> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a46293 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ vnmlsls.f32 s18, s2, s28 │ │ │ │ - bmi fe382080 <__read_chk@plt+0xfe31ccac> │ │ │ │ + bmi fe382010 <__read_chk@plt+0xfe31cc3c> │ │ │ │ @ instruction: 0xf85a4630 │ │ │ │ bicsvs r2, sl, r2 │ │ │ │ @ instruction: 0xf6ab920a │ │ │ │ andsvs r2, sp, #52, 4 @ 0x40000003 │ │ │ │ vand d22, d17, d13 │ │ │ │ ldmdavs r1, {r0, r8, r9} │ │ │ │ ldrbtmi r4, [sl], #-2692 @ 0xfffff57c │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - stmdb sl, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2, {r0, r1, r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88b4630 │ │ │ │ stmdavs r6!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, lr} │ │ │ │ - blx 10260b2 <__read_chk@plt+0xfc0cde> │ │ │ │ + blx ffa26040 <__read_chk@plt+0xff9c0c6c> │ │ │ │ eorsvs r6, r0, r7, lsr #16 │ │ │ │ - bvs fefbb574 <__read_chk@plt+0xfef561a0> │ │ │ │ + bvs fefbb504 <__read_chk@plt+0xfef56130> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf984f7a4 │ │ │ │ ldmdami r8!, {r1, r2, r5, fp, sp, lr}^ │ │ │ │ - bvs fedd0494 <__read_chk@plt+0xfed6b0c0> │ │ │ │ + bvs fedd0424 <__read_chk@plt+0xfed6b050> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0432507 │ │ │ │ teqvs r5, r2, lsl #6 │ │ │ │ @ instruction: 0x61b562b3 │ │ │ │ @ instruction: 0xf8a662f7 │ │ │ │ @ instruction: 0xf119800a │ │ │ │ - rsbsvs pc, r0, pc, lsl fp @ │ │ │ │ + rsbsvs pc, r0, r7, asr #21 │ │ │ │ strtmi r4, [lr], -r8, asr #12 │ │ │ │ @ instruction: 0xf96ef7a4 │ │ │ │ - blls 443d24 <__read_chk@plt+0x3de950> │ │ │ │ + blls 443cb4 <__read_chk@plt+0x3de8e0> │ │ │ │ @ instruction: 0x61a3486d │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ @ instruction: 0xf0439a0a │ │ │ │ @ instruction: 0xf8a40302 │ │ │ │ @ instruction: 0x6125800a │ │ │ │ strcs lr, [r7, #-2500] @ 0xfffff63c │ │ │ │ adcvs r6, r3, #1879048206 @ 0x7000000e │ │ │ │ - blx 32611a <__read_chk@plt+0x2c0d46> │ │ │ │ + blx fed260a8 <__read_chk@plt+0xfecc0cd4> │ │ │ │ and r6, r6, r0, rrx │ │ │ │ strcc r6, [r1], -r0, lsl #16 │ │ │ │ @ instruction: 0xf9c6f0f7 │ │ │ │ svclt 0x00b84285 │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ stc2 0, cr15, [r8, #380] @ 0x17c │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @@ -135746,193 +135718,193 @@ │ │ │ │ @ instruction: 0xf8dd2564 │ │ │ │ strmi sl, [r4], -r4, asr #32 │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ @ instruction: 0xf5ab9030 │ │ │ │ tstls ip, #85983232 @ 0x5200000 │ │ │ │ subshi pc, ip, sp, asr #17 │ │ │ │ sub r9, r2, sp, lsl r7 │ │ │ │ - bcs 11056c <__read_chk@plt+0xab198> │ │ │ │ - bls c9e2bc <__read_chk@plt+0xc38ee8> │ │ │ │ + bcs 1104fc <__read_chk@plt+0xab128> │ │ │ │ + bls c9e24c <__read_chk@plt+0xc38e78> │ │ │ │ cmnle r4, r0, lsl #20 │ │ │ │ - bcs 110608 <__read_chk@plt+0xab234> │ │ │ │ + bcs 110598 <__read_chk@plt+0xab1c4> │ │ │ │ sbchi pc, r7, r1 │ │ │ │ ldmdbls r8, {r4, r6, r9, fp, lr} │ │ │ │ andsvs r5, sl, #9043968 @ 0x8a0000 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs ip, sp, lsl sl │ │ │ │ @ instruction: 0xf8d962da │ │ │ │ - blcs f5d2c <__read_chk@plt+0x90958> │ │ │ │ + blcs f5cbc <__read_chk@plt+0x908e8> │ │ │ │ @ instruction: 0xf6abd14b │ │ │ │ ldmdbvs r8, {r2, r4, r5, r8, r9, sp}^ │ │ │ │ suble r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xf0f46839 │ │ │ │ stmdacs r0, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9d04c │ │ │ │ - blcs f5d48 <__read_chk@plt+0x90974> │ │ │ │ + blcs f5cd8 <__read_chk@plt+0x90904> │ │ │ │ @ instruction: 0xf6abd04f │ │ │ │ ldmibvs fp, {r2, r4, r5, r8, r9, sp}^ │ │ │ │ eorsle r2, sp, r0, lsl #22 │ │ │ │ - bls 6c4044 <__read_chk@plt+0x65ec70> │ │ │ │ + bls 6c3fd4 <__read_chk@plt+0x65ec00> │ │ │ │ svclt 0x0014429a │ │ │ │ @ instruction: 0x232a2320 │ │ │ │ vtst.8 d22, d1, d26 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ ldrbmi r5, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ @ instruction: 0xf0f79500 │ │ │ │ ldmdavs r7!, {r0, r1, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movwcs r4, #1616 @ 0x650 │ │ │ │ svccc 0x00f4f88b │ │ │ │ - blx fe9261e8 <__read_chk@plt+0xfe8c0e14> │ │ │ │ + blx 1326178 <__read_chk@plt+0x12c0da4> │ │ │ │ @ instruction: 0x46206078 │ │ │ │ stc2 0, cr15, [r8, #-380]! @ 0xfffffe84 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ stmdals r9, {r1, r3, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf8eaf7a4 │ │ │ │ ldmdbls fp, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf8d62000 │ │ │ │ @ instruction: 0xf77a8000 │ │ │ │ - ldmdavs r3!, {r2, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r2, r3, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c89a0e │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ cmphi sl, ip, lsl #4 │ │ │ │ - bcs 110604 <__read_chk@plt+0xab230> │ │ │ │ - bmi ade040 <__read_chk@plt+0xa78c6c> │ │ │ │ + bcs 110594 <__read_chk@plt+0xab1c0> │ │ │ │ + bmi addfd0 <__read_chk@plt+0xa78bfc> │ │ │ │ stmpl sl, {r3, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf6abe7a9 │ │ │ │ ldmibvs r8, {r2, r4, r5, r8, r9, sp}^ │ │ │ │ @ instruction: 0xd1b32800 │ │ │ │ - blcs 1840c0 <__read_chk@plt+0x11ecec> │ │ │ │ + blcs 184050 <__read_chk@plt+0x11ec7c> │ │ │ │ tstls r7, #-1073741777 @ 0xc000002f │ │ │ │ strb r2, [r1, sl, lsr #6] │ │ │ │ tstls r7, #12255232 @ 0xbb0000 │ │ │ │ - bmi 8e3dcc <__read_chk@plt+0x87e9f8> │ │ │ │ + bmi 8e3d5c <__read_chk@plt+0x87e988> │ │ │ │ stmpl sl, {r3, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf6abe797 │ │ │ │ ldmdbvs fp, {r2, r4, r5, r8, r9, sp}^ │ │ │ │ @ instruction: 0xd1af2b00 │ │ │ │ - bmi 7e3da8 <__read_chk@plt+0x77e9d4> │ │ │ │ + bmi 7e3d38 <__read_chk@plt+0x77e964> │ │ │ │ stmpl sl, {r3, r4, r8, fp, ip, pc} │ │ │ │ svclt 0x0000e78d │ │ │ │ - strdeq r1, [ip], -r6 @ │ │ │ │ + strdeq r1, [ip], -sl @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r2, r6, r0, ror r2 │ │ │ │ - mulseq r7, ip, r4 │ │ │ │ + @ instruction: 0x001621b8 │ │ │ │ + @ instruction: 0x001783b0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - eoreq r1, ip, ip, asr pc │ │ │ │ - andseq r8, r7, r2, asr #29 │ │ │ │ - andseq r8, r7, ip, ror r4 │ │ │ │ + eoreq r1, ip, r0, ror #28 │ │ │ │ + @ instruction: 0x00178dd6 │ │ │ │ + mulseq r7, r0, r3 │ │ │ │ andeq r1, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, ip, lsl #29 │ │ │ │ - andseq r0, r7, r8, lsl r2 │ │ │ │ - @ instruction: 0x001783d6 │ │ │ │ + andseq r0, r7, ip, lsr #2 │ │ │ │ + andseq r8, r7, sl, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ andeq r8, r0, r7, lsl #20 │ │ │ │ - andseq r0, r7, r0, lsl #3 │ │ │ │ - andseq r3, r7, sl, lsl lr │ │ │ │ + mulseq r7, r4, r0 │ │ │ │ + andseq r3, r7, lr, lsr #26 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrsheq r0, [r7], -r2 │ │ │ │ - andseq r8, r7, r0, ror r2 │ │ │ │ - andseq r8, r7, r6, asr r2 │ │ │ │ - andseq r8, r7, r0, lsr r2 │ │ │ │ - ldrsheq r0, [r7], -r0 @ │ │ │ │ + andseq r0, r7, r6 │ │ │ │ + andseq r8, r7, r4, lsl #3 │ │ │ │ + andseq r8, r7, sl, ror #2 │ │ │ │ + andseq r8, r7, r4, asr #2 │ │ │ │ + andseq r0, r7, r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, ror r7 │ │ │ │ ldmib sp, {r1, r4, r8, r9, fp, ip, pc}^ │ │ │ │ rsbsls r8, r8, r7, lsl sl │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 789ee8 <__read_chk@plt+0x724b14> │ │ │ │ + blls 789e78 <__read_chk@plt+0x724aa4> │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls c8a790 <__read_chk@plt+0xc253bc> │ │ │ │ + blls c8a720 <__read_chk@plt+0xc2534c> │ │ │ │ @ instruction: 0xf0452b00 │ │ │ │ - blls 108ae28 <__read_chk@plt+0x1025a54> │ │ │ │ + blls 108adb8 <__read_chk@plt+0x10259e4> │ │ │ │ @ instruction: 0xf0062b00 │ │ │ │ @ instruction: 0xf8df804a │ │ │ │ @ instruction: 0xf85a3828 │ │ │ │ @ instruction: 0xf8df4003 │ │ │ │ andcs r1, r5, #36, 16 @ 0x240000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 0, pc, cr4, cr10, {3} @ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr12, cr10, {3} │ │ │ │ movweq pc, #12728 @ 0x31b8 @ │ │ │ │ ldmdane r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ - blls 5ceac4 <__read_chk@plt+0x5696f0> │ │ │ │ + blls 5cea54 <__read_chk@plt+0x569680> │ │ │ │ strtmi r9, [r3], -r2, lsl #6 │ │ │ │ strls r2, [r3], #-1041 @ 0xfffffbef │ │ │ │ @ instruction: 0xf85a9a58 │ │ │ │ stmib sp, {r0, ip}^ │ │ │ │ stmdbls r9, {r8} │ │ │ │ @ instruction: 0xf7fd9810 │ │ │ │ - blls 19a8e94 <__read_chk@plt+0x1943ac0> │ │ │ │ + blls 19a8e24 <__read_chk@plt+0x1943a50> │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ - blls 1a8a1b4 <__read_chk@plt+0x1a24de0> │ │ │ │ + blls 1a8a144 <__read_chk@plt+0x1a24d70> │ │ │ │ @ instruction: 0xf0022b00 │ │ │ │ - blls 58a614 <__read_chk@plt+0x525240> │ │ │ │ + blls 58a5a4 <__read_chk@plt+0x5251d0> │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - bls 74b3e0 <__read_chk@plt+0x6e600c> │ │ │ │ + bls 74b370 <__read_chk@plt+0x6e5f9c> │ │ │ │ stmib r2, {r8, r9, sp}^ │ │ │ │ stmib r2, {r8, r9, ip, sp}^ │ │ │ │ tstvs r3, r2, lsl #6 │ │ │ │ tstlt fp, pc, lsr fp │ │ │ │ ldmdbvs fp, {r0, r1, r2, r3, r4, r5, r8, r9, fp, ip, pc} │ │ │ │ andcs r9, r0, r9, lsl sl │ │ │ │ @ instruction: 0x17c0f8df │ │ │ │ ldrbtmi r6, [r9], #-211 @ 0xffffff2d │ │ │ │ @ instruction: 0xf77a2205 │ │ │ │ - blls 7a5650 <__read_chk@plt+0x74027c> │ │ │ │ + blls 7a56c0 <__read_chk@plt+0x7402ec> │ │ │ │ ldmdals sl, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ ldmib sp, {r0, r1, r2, r5, r8, pc}^ │ │ │ │ tstcs r0, r5, ror r3 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ ldmdals r0, {r1, r8, ip, pc} │ │ │ │ @ instruction: 0xf7a49919 │ │ │ │ - bls 4e852c <__read_chk@plt+0x483158> │ │ │ │ + bls 4e84bc <__read_chk@plt+0x4830e8> │ │ │ │ movweq pc, #4512 @ 0x11a0 @ │ │ │ │ - blx fedbb938 <__read_chk@plt+0xfed56564> │ │ │ │ - bcs 126d48 <__read_chk@plt+0xc1974> │ │ │ │ + blx fedbb8c8 <__read_chk@plt+0xfed564f4> │ │ │ │ + bcs 126cd8 <__read_chk@plt+0xc1904> │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 40af60 <__read_chk@plt+0x3a5b8c> │ │ │ │ - blcs 103fbc <__read_chk@plt+0x9ebe8> │ │ │ │ + blls 40aef0 <__read_chk@plt+0x3a5b1c> │ │ │ │ + blcs 103f4c <__read_chk@plt+0x9eb78> │ │ │ │ eorhi pc, pc, #67 @ 0x43 │ │ │ │ mvncc pc, #179306496 @ 0xab00000 │ │ │ │ - blls d044bc <__read_chk@plt+0xc9f0e8> │ │ │ │ + blls d0444c <__read_chk@plt+0xc9f078> │ │ │ │ andseq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ tstppl ip, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4296f4 <__read_chk@plt+0x3c4320> │ │ │ │ - blcs 103fe0 <__read_chk@plt+0x9ec0c> │ │ │ │ + blls 429684 <__read_chk@plt+0x3c42b0> │ │ │ │ + blcs 103f70 <__read_chk@plt+0x9eb9c> │ │ │ │ cmnphi r4, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @ instruction: 0xf1a39b67 │ │ │ │ @ instruction: 0xf6ab0214 │ │ │ │ ldmdbvs r8, {r3, r5, r6, r8, r9, ip, sp}^ │ │ │ │ cmppvs r1, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ andsvs r2, r4, r0, lsl #8 │ │ │ │ @ instruction: 0xf0e06018 │ │ │ │ - blls 4296d0 <__read_chk@plt+0x3c42fc> │ │ │ │ - blcs 104004 <__read_chk@plt+0x9ec30> │ │ │ │ + blls 429660 <__read_chk@plt+0x3c428c> │ │ │ │ + blcs 103f94 <__read_chk@plt+0x9ebc0> │ │ │ │ movwhi pc, #67 @ 0x43 @ │ │ │ │ @ instruction: 0xf6ab9a60 │ │ │ │ andls r4, r9, #120, 8 @ 0x78000000 │ │ │ │ - bcc fe627a54 <__read_chk@plt+0xfe5c2680> │ │ │ │ + bcc fe6279e4 <__read_chk@plt+0xfe5c2610> │ │ │ │ @ instruction: 0xf6ab9a30 │ │ │ │ @ instruction: 0xf5ab4074 │ │ │ │ @ instruction: 0xf6ab6147 │ │ │ │ @ instruction: 0xf6ab2ee4 │ │ │ │ @ instruction: 0xf6ab1c2c │ │ │ │ ldmdbvs r2, {r2, r5, r6, r8, fp, lr}^ │ │ │ │ ldrcs pc, [r8, fp, lsr #13]! │ │ │ │ @ instruction: 0xf6ab6022 │ │ │ │ - bls cf39fc <__read_chk@plt+0xc8e628> │ │ │ │ + bls cf398c <__read_chk@plt+0xc8e5b8> │ │ │ │ strne pc, [r4, #1707] @ 0x6ab │ │ │ │ @ instruction: 0x4014f8da │ │ │ │ @ instruction: 0xf5ab6004 │ │ │ │ cmpvs r3, r5, lsl #8 │ │ │ │ eorscc pc, ip, #179306496 @ 0xab00000 │ │ │ │ andscc pc, r4, sl, asr #17 │ │ │ │ andvs r6, r8, r0, asr r9 │ │ │ │ @@ -135960,29 +135932,29 @@ │ │ │ │ @ instruction: 0xf5ab6011 │ │ │ │ stmdbvs r1, {r0, r2, r6, r9, sp, lr}^ │ │ │ │ andsvs r6, r1, r3, asr #2 │ │ │ │ sbcseq pc, r4, #179306496 @ 0xab00000 │ │ │ │ smlaltbmi pc, r8, fp, r6 @ │ │ │ │ ldmdbvs r0, {r0, r1, r3, r5, r6, r8, sp, lr}^ │ │ │ │ andvs r6, sl, r2, ror #18 │ │ │ │ - bls 3425e8 <__read_chk@plt+0x2dd214> │ │ │ │ + bls 342578 <__read_chk@plt+0x2dd1a4> │ │ │ │ movwpl pc, #34475 @ 0x86ab @ │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4295f8 <__read_chk@plt+0x3c4224> │ │ │ │ - blcs 1040dc <__read_chk@plt+0x9ed08> │ │ │ │ + blls 429588 <__read_chk@plt+0x3c41b4> │ │ │ │ + blcs 10406c <__read_chk@plt+0x9ec98> │ │ │ │ addhi pc, ip, #67 @ 0x43 │ │ │ │ @ instruction: 0xf1a39b61 │ │ │ │ @ instruction: 0xf6ab0214 │ │ │ │ ldmdbvs r8, {r3, r5, r7, r8, r9}^ │ │ │ │ movwpl pc, #18091 @ 0x46ab @ │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4295d4 <__read_chk@plt+0x3c4200> │ │ │ │ - blcs 104100 <__read_chk@plt+0x9ed2c> │ │ │ │ + blls 429564 <__read_chk@plt+0x3c4190> │ │ │ │ + blcs 104090 <__read_chk@plt+0x9ecbc> │ │ │ │ rsbshi pc, r3, #67 @ 0x43 │ │ │ │ svcne 0x001a9b5f │ │ │ │ cmppne r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf6ab6958 │ │ │ │ andsvs r5, r8, ip, lsl #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stc2l 0, cr15, [r0, #-896] @ 0xfffffc80 │ │ │ │ @@ -135993,15 +135965,15 @@ │ │ │ │ @ instruction: 0xf1a39b35 │ │ │ │ @ instruction: 0xf6ab0224 │ │ │ │ @ instruction: 0x601843f8 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stc2 0, cr15, [lr, #-896]! @ 0xfffffc80 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 134a9e0 <__read_chk@plt+0x12e560c> │ │ │ │ + blls 134a970 <__read_chk@plt+0x12e559c> │ │ │ │ andseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ msreq CPSR_s, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf6ab6958 │ │ │ │ @ instruction: 0x601843fc │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ ldc2 0, cr15, [ip, #-896] @ 0xfffffc80 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @@ -136009,258 +135981,258 @@ │ │ │ │ vsubl.s32 q4, d11, d22 │ │ │ │ ldmdbvs r8, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1a39b40 │ │ │ │ @ instruction: 0xf5ab0220 │ │ │ │ andsvs r6, r8, pc, asr #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stc2 0, cr15, [sl, #-896] @ 0xfffffc80 │ │ │ │ - bls e50d50 <__read_chk@plt+0xdeb97c> │ │ │ │ - blcs 104190 <__read_chk@plt+0x9edbc> │ │ │ │ + bls e50ce0 <__read_chk@plt+0xdeb90c> │ │ │ │ + blcs 104120 <__read_chk@plt+0x9ed4c> │ │ │ │ andhi pc, sp, #67 @ 0x43 │ │ │ │ bicvc pc, ip, #-1342177270 @ 0xb000000a │ │ │ │ ldmdbvs r8, {r3, r9, ip, sp}^ │ │ │ │ mvnsmi pc, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429524 <__read_chk@plt+0x3c4150> │ │ │ │ - blcs 1041b0 <__read_chk@plt+0x9eddc> │ │ │ │ + blls 4294b4 <__read_chk@plt+0x3c40e0> │ │ │ │ + blcs 104140 <__read_chk@plt+0x9ed6c> │ │ │ │ mvnshi pc, r3, asr #32 │ │ │ │ @ instruction: 0xf1a39b4a │ │ │ │ @ instruction: 0xf5ab020c │ │ │ │ ldmdbvs r8, {r2, r4, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ mvnmi pc, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429500 <__read_chk@plt+0x3c412c> │ │ │ │ + blls 429490 <__read_chk@plt+0x3c40bc> │ │ │ │ ldmdavs fp, {r6, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ @ instruction: 0xf5ab81dd │ │ │ │ andcc r6, ip, #-1543503869 @ 0xa4000003 │ │ │ │ @ instruction: 0xf6ab6958 │ │ │ │ andsvs r4, r8, r8, ror #7 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ ldc2l 0, cr15, [r6], {224} @ 0xe0 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 13ca8ac <__read_chk@plt+0x13654d8> │ │ │ │ + blls 13ca83c <__read_chk@plt+0x1365468> │ │ │ │ andeq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ tstpvc ip, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ @ instruction: 0xf6ab6958 │ │ │ │ andsvs r4, r8, r4, ror #7 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stc2l 0, cr15, [r4], {224} @ 0xe0 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 104a868 <__read_chk@plt+0xfe5494> │ │ │ │ + blls 104a7f8 <__read_chk@plt+0xfe5424> │ │ │ │ andseq pc, ip, #-1073741784 @ 0xc0000028 │ │ │ │ bicsvs pc, lr, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xf5ab6958 │ │ │ │ andsvs r6, r8, lr, asr #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ ldc2 0, cr15, [r2], #896 @ 0x380 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 100a824 <__read_chk@plt+0xfa5450> │ │ │ │ + blls 100a7b4 <__read_chk@plt+0xfa53e0> │ │ │ │ eoreq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ teqpcs r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf6ab6958 │ │ │ │ strcs r5, [r0], #-788 @ 0xfffffcec │ │ │ │ andsvs r6, r8, r4, lsl r0 │ │ │ │ stc2 0, cr15, [r0], #896 @ 0x380 │ │ │ │ - bls 1510e24 <__read_chk@plt+0x14aba50> │ │ │ │ - blcs 104264 <__read_chk@plt+0x9ee90> │ │ │ │ + bls 1510db4 <__read_chk@plt+0x14ab9e0> │ │ │ │ + blcs 1041f4 <__read_chk@plt+0x9ee20> │ │ │ │ cmnphi r7, r3, asr #32 @ p-variant is OBSOLETE │ │ │ │ strcs pc, [r8], #-1707 @ 0xfffff955 │ │ │ │ bicsne pc, ip, fp, lsr #13 │ │ │ │ stmdbvs r8, {r3, r9, fp, ip, sp}^ │ │ │ │ cmnvs r3, r1, ror #18 │ │ │ │ strcs r9, [r0], #-2846 @ 0xfffff4e2 │ │ │ │ andsvs r6, r8, r4, lsl r0 │ │ │ │ movtmi pc, #50859 @ 0xc6ab @ │ │ │ │ @ instruction: 0xf0e06019 │ │ │ │ - blls 429444 <__read_chk@plt+0x3c4070> │ │ │ │ - blcs 104290 <__read_chk@plt+0x9eebc> │ │ │ │ + blls 4293d4 <__read_chk@plt+0x3c4000> │ │ │ │ + blcs 104220 <__read_chk@plt+0x9ee4c> │ │ │ │ cmpphi r6, r3, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5ab9a65 │ │ │ │ svcne 0x001160d3 │ │ │ │ andsvs pc, fp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdbvs r5, {r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf6ab6153 │ │ │ │ andsvs r4, sp, r4, asr #6 │ │ │ │ bicmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e0600b │ │ │ │ - blls 429414 <__read_chk@plt+0x3c4040> │ │ │ │ - blcs 1042c0 <__read_chk@plt+0x9eeec> │ │ │ │ + blls 4293a4 <__read_chk@plt+0x3c3fd0> │ │ │ │ + blcs 104250 <__read_chk@plt+0x9ee7c> │ │ │ │ teqphi r6, r3, asr #32 @ p-variant is OBSOLETE │ │ │ │ msrvs SPSR_fs, #-1342177270 @ 0xb000000a │ │ │ │ - blls c047c0 <__read_chk@plt+0xb9f3ec> │ │ │ │ + blls c04750 <__read_chk@plt+0xb9f37c> │ │ │ │ andseq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ bicmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4293f0 <__read_chk@plt+0x3c401c> │ │ │ │ - blcs 1042e4 <__read_chk@plt+0x9ef10> │ │ │ │ + blls 429380 <__read_chk@plt+0x3c3fac> │ │ │ │ + blcs 104274 <__read_chk@plt+0x9eea0> │ │ │ │ tstphi sp, r3, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1a39b47 │ │ │ │ @ instruction: 0xf5ab020c │ │ │ │ ldmdbvs r8, {r1, r2, r5, r8, r9, sp, lr}^ │ │ │ │ tstppl r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4293cc <__read_chk@plt+0x3c3ff8> │ │ │ │ - blcs 104308 <__read_chk@plt+0x9ef34> │ │ │ │ + blls 42935c <__read_chk@plt+0x3c3f88> │ │ │ │ + blcs 104298 <__read_chk@plt+0x9eec4> │ │ │ │ tstphi r6, r3, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8539b2c │ │ │ │ @ instruction: 0xf6ab0f14 │ │ │ │ andsvs r4, r0, r4, asr #5 │ │ │ │ andsvs r2, sl, r0, lsl #4 │ │ │ │ ldc2 0, cr15, [lr], #-896 @ 0xfffffc80 │ │ │ │ - bls 1410ee8 <__read_chk@plt+0x13abb14> │ │ │ │ - blcs 104328 <__read_chk@plt+0x9ef54> │ │ │ │ + bls 1410e78 <__read_chk@plt+0x13abaa4> │ │ │ │ + blcs 1042b8 <__read_chk@plt+0x9eee4> │ │ │ │ rscshi pc, r0, r3, asr #32 │ │ │ │ tstpvs r4, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ - blls 684828 <__read_chk@plt+0x61f454> │ │ │ │ + blls 6847b8 <__read_chk@plt+0x61f3e4> │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429390 <__read_chk@plt+0x3c3fbc> │ │ │ │ - blcs 104344 <__read_chk@plt+0x9ef70> │ │ │ │ + blls 429320 <__read_chk@plt+0x3c3f4c> │ │ │ │ + blcs 1042d4 <__read_chk@plt+0x9ef00> │ │ │ │ sbcshi pc, sl, r3, asr #32 │ │ │ │ @ instruction: 0xf1a39b4d │ │ │ │ @ instruction: 0xf5ab0214 │ │ │ │ ldmdbvs r8, {r0, r2, r3, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0x43bcf6ab │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 42936c <__read_chk@plt+0x3c3f98> │ │ │ │ - blcs 104368 <__read_chk@plt+0x9ef94> │ │ │ │ + blls 4292fc <__read_chk@plt+0x3c3f28> │ │ │ │ + blcs 1042f8 <__read_chk@plt+0x9ef24> │ │ │ │ sbchi pc, r0, r3, asr #32 │ │ │ │ @ instruction: 0x63b2f5ab │ │ │ │ - blls e84868 <__read_chk@plt+0xe1f494> │ │ │ │ + blls e847f8 <__read_chk@plt+0xe1f424> │ │ │ │ @ instruction: 0xf6ab1d1a │ │ │ │ @ instruction: 0x601843b4 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stc2 0, cr15, [ip], {224} @ 0xe0 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ vaddl.s32 q4, d27, d23 │ │ │ │ ldmdbvs r8, {r2, r4, r5, r7, r8, r9, lr}^ │ │ │ │ @ instruction: 0xf1a39b37 │ │ │ │ @ instruction: 0xf5ab0220 │ │ │ │ andsvs r6, r8, fp, asr #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ - blx fffa66be <__read_chk@plt+0xfff412ea> │ │ │ │ - bls ed0f70 <__read_chk@plt+0xe6bb9c> │ │ │ │ - blcs 1043b0 <__read_chk@plt+0x9efdc> │ │ │ │ + blx fffa664e <__read_chk@plt+0xfff4127a> │ │ │ │ + bls ed0f00 <__read_chk@plt+0xe6bb2c> │ │ │ │ + blcs 104340 <__read_chk@plt+0x9ef6c> │ │ │ │ addhi pc, lr, r3, asr #32 │ │ │ │ orrsvs pc, r1, #717225984 @ 0x2ac00000 │ │ │ │ ldmdbvs r8, {r2, r3, r9, ip, sp}^ │ │ │ │ orrmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429304 <__read_chk@plt+0x3c3f30> │ │ │ │ - blcs 1043d0 <__read_chk@plt+0x9effc> │ │ │ │ + blls 429294 <__read_chk@plt+0x3c3ec0> │ │ │ │ + blcs 104360 <__read_chk@plt+0x9ef8c> │ │ │ │ rsbshi pc, r8, r3, asr #32 │ │ │ │ @ instruction: 0xf1a39b44 │ │ │ │ vsubl.s32 q0, d11, d8 │ │ │ │ ldmdbvs r8, {r2, r3, r4, r6, r8, r9, lr}^ │ │ │ │ orrmi pc, r4, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4292e0 <__read_chk@plt+0x3c3f0c> │ │ │ │ - blcs 1043f4 <__read_chk@plt+0x9f020> │ │ │ │ + blls 429270 <__read_chk@plt+0x3c3e9c> │ │ │ │ + blcs 104384 <__read_chk@plt+0x9efb0> │ │ │ │ subshi pc, lr, r3, asr #32 │ │ │ │ @ instruction: 0xf1a39b36 │ │ │ │ vsubl.s32 q0, d11, d24 │ │ │ │ ldmdbvs r8, {r2, r3, r4, r5, r7, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0x43b8f6ab │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4292bc <__read_chk@plt+0x3c3ee8> │ │ │ │ - blcs 104418 <__read_chk@plt+0x9f044> │ │ │ │ + blls 42924c <__read_chk@plt+0x3c3e78> │ │ │ │ + blcs 1043a8 <__read_chk@plt+0x9efd4> │ │ │ │ subhi pc, r4, r3, asr #32 │ │ │ │ @ instruction: 0xf1a39b4e │ │ │ │ vrshr.s32 d0, d0, #21 │ │ │ │ ldmdbvs r8, {r2, r5, r6, r8, r9, ip, lr}^ │ │ │ │ @ instruction: 0x43acf6ab │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429298 <__read_chk@plt+0x3c3ec4> │ │ │ │ - blcs 10443c <__read_chk@plt+0x9f068> │ │ │ │ + blls 429228 <__read_chk@plt+0x3c3e54> │ │ │ │ + blcs 1043cc <__read_chk@plt+0x9eff8> │ │ │ │ eorhi pc, sl, r3, asr #32 │ │ │ │ msrvc SPSR_fxc, #717225984 @ 0x2ac00000 │ │ │ │ - blls c4493c <__read_chk@plt+0xbdf568> │ │ │ │ + blls c448cc <__read_chk@plt+0xbdf4f8> │ │ │ │ andseq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ orrsmi pc, r4, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429274 <__read_chk@plt+0x3c3ea0> │ │ │ │ - blcs 104460 <__read_chk@plt+0x9f08c> │ │ │ │ + blls 429204 <__read_chk@plt+0x3c3e30> │ │ │ │ + blcs 1043f0 <__read_chk@plt+0x9f01c> │ │ │ │ andshi pc, r3, r3, asr #32 │ │ │ │ @ instruction: 0xf8539b2d │ │ │ │ @ instruction: 0xf6ab0f14 │ │ │ │ andsvs r4, r0, ip, lsl #5 │ │ │ │ andsvs r2, sl, r0, lsl #4 │ │ │ │ - blx fe5a678e <__read_chk@plt+0xfe5413ba> │ │ │ │ + blx fe5a671e <__read_chk@plt+0xfe54134a> │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf5ab87c1 │ │ │ │ ldmdbvs r8, {r1, r2, r7, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf1a39b34 │ │ │ │ @ instruction: 0xf6ab021c │ │ │ │ andsvs r4, r8, r8, lsr #7 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ - blx fe1267b2 <__read_chk@plt+0xfe0c13de> │ │ │ │ - bls e11064 <__read_chk@plt+0xdabc90> │ │ │ │ - blcs 1044a4 <__read_chk@plt+0x9f0d0> │ │ │ │ + blx fe126742 <__read_chk@plt+0xfe0c136e> │ │ │ │ + bls e10ff4 <__read_chk@plt+0xdabc20> │ │ │ │ + blcs 104434 <__read_chk@plt+0x9f060> │ │ │ │ strhi pc, [r8, r2, asr #32]! │ │ │ │ movwmi pc, #17067 @ 0x42ab @ │ │ │ │ ldmdbvs r8, {r4, r9, ip, sp}^ │ │ │ │ @ instruction: 0x43a4f6ab │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429210 <__read_chk@plt+0x3c3e3c> │ │ │ │ - blcs 1044c4 <__read_chk@plt+0x9f0f0> │ │ │ │ + blls 4291a0 <__read_chk@plt+0x3c3dcc> │ │ │ │ + blcs 104454 <__read_chk@plt+0x9f080> │ │ │ │ ldrhi pc, [r1, r2, asr #32] │ │ │ │ svcne 0x001a9b45 │ │ │ │ cmnpvc r6, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0xf5ab6958 │ │ │ │ andsvs r6, r8, sl, asr #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ - blx 18a67f6 <__read_chk@plt+0x1841422> │ │ │ │ + blx 18a6786 <__read_chk@plt+0x18413b2> │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf5ab877a │ │ │ │ ldmdbvs r8, {r1, r2, r3, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1a39b2b │ │ │ │ @ instruction: 0xf6ab0208 │ │ │ │ mulsvs r8, ip, r3 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ - blx 142681a <__read_chk@plt+0x13c1446> │ │ │ │ - bls bd10cc <__read_chk@plt+0xb6bcf8> │ │ │ │ - blcs 10450c <__read_chk@plt+0x9f138> │ │ │ │ + blx 14267aa <__read_chk@plt+0x13c13d6> │ │ │ │ + bls bd105c <__read_chk@plt+0xb6bc88> │ │ │ │ + blcs 10449c <__read_chk@plt+0x9f0c8> │ │ │ │ strbhi pc, [r1, -r2, asr #32]! @ │ │ │ │ bicvc pc, lr, #717225984 @ 0x2ac00000 │ │ │ │ ldcvs 2, cr3, [r8], {36} @ 0x24 │ │ │ │ orrsmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4291a8 <__read_chk@plt+0x3c3dd4> │ │ │ │ + blls 429138 <__read_chk@plt+0x3c3d64> │ │ │ │ ldmdavs fp, {r2, r5, r6, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf5ab874a │ │ │ │ ldmdbvs r8, {r0, r2, r4, r6, r8, r9, ip, sp, lr}^ │ │ │ │ movtvs pc, #38315 @ 0x95ab @ │ │ │ │ andsvs r2, r4, r0, lsl #8 │ │ │ │ @ instruction: 0xf0e06018 │ │ │ │ - blls 429188 <__read_chk@plt+0x3c3db4> │ │ │ │ - blcs 10454c <__read_chk@plt+0x9f178> │ │ │ │ + blls 429118 <__read_chk@plt+0x3c3d44> │ │ │ │ + blcs 1044dc <__read_chk@plt+0x9f108> │ │ │ │ ldrhi pc, [pc, -r2, asr #32] │ │ │ │ strbvc pc, [sl, #-1451] @ 0xfffffa55 @ │ │ │ │ - ldrtvc pc, [pc], #-1451 @ ea4ec <__read_chk@plt+0x85118> @ │ │ │ │ + ldrtvc pc, [pc], #-1451 @ ea47c <__read_chk@plt+0x850a8> @ │ │ │ │ ldcvc 5, cr15, [r4], #-684 @ 0xfffffd54 │ │ │ │ teqpmi ip, fp, lsr #13 @ p-variant is OBSOLETE │ │ │ │ andsvc pc, r3, fp, lsr #11 │ │ │ │ stmdbvs pc!, {r2, r4, r9, fp, ip, pc}^ @ │ │ │ │ ldrtmi pc, [r8], -fp, lsr #13 @ │ │ │ │ stmdbvs r5!, {r0, r1, r3, r5, r6, r8, sp, lr}^ │ │ │ │ cmnvs r3, sp │ │ │ │ @@ -136268,43 +136240,43 @@ │ │ │ │ andscc pc, r4, ip, asr #17 │ │ │ │ stmdbvs r0, {r1, r4, r5, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf1036017 │ │ │ │ eorsvs r0, r1, r8, lsl #4 │ │ │ │ bicsmi pc, r4, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429138 <__read_chk@plt+0x3c3d64> │ │ │ │ - blcs 10459c <__read_chk@plt+0x9f1c8> │ │ │ │ + blls 4290c8 <__read_chk@plt+0x3c3cf4> │ │ │ │ + blcs 10452c <__read_chk@plt+0x9f158> │ │ │ │ strbthi pc, [pc], r2, asr #32 @ │ │ │ │ @ instruction: 0xf1a39b32 │ │ │ │ @ instruction: 0xf5ab0224 │ │ │ │ ldmdbvs r8, {r1, r2, r3, r4, r8, r9, ip, sp, lr}^ │ │ │ │ bicsmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 429114 <__read_chk@plt+0x3c3d40> │ │ │ │ - blcs 1045c0 <__read_chk@plt+0x9f1ec> │ │ │ │ + blls 4290a4 <__read_chk@plt+0x3c3cd0> │ │ │ │ + blcs 104550 <__read_chk@plt+0x9f17c> │ │ │ │ ldrbhi pc, [fp, -r2, asr #32] @ │ │ │ │ @ instruction: 0xf1a39b46 │ │ │ │ @ instruction: 0xf5ab0210 │ │ │ │ ldmdbvs r8, {r0, r3, r5, r8, r9, ip, sp, lr}^ │ │ │ │ bicsmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ movwcs r6, #24 │ │ │ │ @ instruction: 0xf0e06013 │ │ │ │ - blls 4290f0 <__read_chk@plt+0x3c3d1c> │ │ │ │ - blcs 1045e4 <__read_chk@plt+0x9f210> │ │ │ │ + blls 429080 <__read_chk@plt+0x3c3cac> │ │ │ │ + blcs 104574 <__read_chk@plt+0x9f1a0> │ │ │ │ strbhi pc, [r2, -r2, asr #32] @ │ │ │ │ @ instruction: 0xf1a39b48 │ │ │ │ @ instruction: 0xf5ab020c │ │ │ │ ldmdbvs r8, {r3, r8, r9, ip, sp, lr}^ │ │ │ │ movtvs pc, #54699 @ 0xd5ab @ │ │ │ │ andsvs r2, r4, r0, lsl #8 │ │ │ │ @ instruction: 0xf0e06018 │ │ │ │ - blls 4290cc <__read_chk@plt+0x3c3cf8> │ │ │ │ - blcs 104608 <__read_chk@plt+0x9f234> │ │ │ │ + blls 42905c <__read_chk@plt+0x3c3c88> │ │ │ │ + blcs 104598 <__read_chk@plt+0x9f1c4> │ │ │ │ ldrhi pc, [r1, -r2, asr #32] │ │ │ │ strbvs pc, [r4, fp, lsr #5] @ │ │ │ │ @ instruction: 0xf5ab9a4f │ │ │ │ @ instruction: 0xf6ab66a7 │ │ │ │ @ instruction: 0xf5ab4534 │ │ │ │ vsra.s64 d6, d12, #21 │ │ │ │ @ instruction: 0xf5ab5e0c │ │ │ │ @@ -136328,554 +136300,554 @@ │ │ │ │ stmdavs r0!, {r3, r4, r5, r7, sl, lr} │ │ │ │ @ instruction: 0xf0f3b170 │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrthi pc, [r6], #69 @ 0x45 @ │ │ │ │ @ instruction: 0xf8d39b1f │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ - blcs f740c <__read_chk@plt+0x92038> │ │ │ │ + blcs f739c <__read_chk@plt+0x91fc8> │ │ │ │ strbthi pc, [ip], #-0 @ │ │ │ │ strtmi pc, [ip], #1707 @ 0x6ab │ │ │ │ cmnlt r0, r0, lsr #16 │ │ │ │ - blx ff8a69fa <__read_chk@plt+0xff841626> │ │ │ │ + blx ff8a698a <__read_chk@plt+0xff8415b6> │ │ │ │ @ instruction: 0xf0452800 │ │ │ │ - blls 8cb838 <__read_chk@plt+0x866464> │ │ │ │ + blls 8cb7c8 <__read_chk@plt+0x8663f4> │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ cmnpcc ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 60b7ac <__read_chk@plt+0x5a63d8> │ │ │ │ - blcs 1046b8 <__read_chk@plt+0x9f2e4> │ │ │ │ + blls 60b73c <__read_chk@plt+0x5a6368> │ │ │ │ + blcs 104648 <__read_chk@plt+0x9f274> │ │ │ │ ldrbhi pc, [r4], #-0 @ │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ ldrbhi pc, [r0], #-0 @ │ │ │ │ strcs r9, [r0], #-3348 @ 0xfffff2ec │ │ │ │ and r9, r5, pc, lsl lr │ │ │ │ strcc r6, [r4], #-2091 @ 0xfffff7d5 │ │ │ │ stmdacs r0, {r3, r4, r8, fp, ip, lr} │ │ │ │ strbhi pc, [r6], #-0 @ │ │ │ │ - blcs 10867c <__read_chk@plt+0xa32a8> │ │ │ │ + blcs 10860c <__read_chk@plt+0xa3238> │ │ │ │ @ instruction: 0xf0f3d0f6 │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d6d0f2 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ stmdavs fp!, {r2, r3, r4, r5, r6, r8, r9} │ │ │ │ @ instruction: 0xf0e65919 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi sp, {r1, r2, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 328484 <__read_chk@plt+0x2c30b0> │ │ │ │ + b 1128414 <__read_chk@plt+0x10c3040> │ │ │ │ ldrbcs pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf8d22005 │ │ │ │ andls r2, r0, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xf0d72204 │ │ │ │ @ instruction: 0xe7d3fdf1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - andseq r8, r7, lr, lsl #1 │ │ │ │ + andseq r7, r7, r2, lsr #31 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ - eoreq ip, r4, r6, asr #7 │ │ │ │ - andseq r8, r7, r2, lsl r0 │ │ │ │ + ldrdeq ip, [r4], -sl @ │ │ │ │ + andseq r7, r7, r6, lsr #30 │ │ │ │ @ instruction: 0xf05f2000 │ │ │ │ smlawtlt r0, sp, r8, pc @ │ │ │ │ stmvs r2, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf6ab635a │ │ │ │ ldmdavs r9, {r2, r3, r4, r7, r8, r9, lr} │ │ │ │ eorsle r2, r5, r0, lsl #18 │ │ │ │ - blcs 108718 <__read_chk@plt+0xa3344> │ │ │ │ + blcs 1086a8 <__read_chk@plt+0xa32d4> │ │ │ │ @ instruction: 0xf6abd032 │ │ │ │ stmdavs r3!, {r3, r4, r7, sl, lr} │ │ │ │ ldmdavc fp, {r0, r1, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ - blls 657488 <__read_chk@plt+0x5f20b4> │ │ │ │ + blls 657418 <__read_chk@plt+0x5f2044> │ │ │ │ ldrbmi pc, [ip, #-1707]! @ 0xfffff955 @ │ │ │ │ stmdavs fp!, {r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00182800 │ │ │ │ @ instruction: 0xf0452b00 │ │ │ │ - blls 1d8b9e4 <__read_chk@plt+0x1d26610> │ │ │ │ + blls 1d8b974 <__read_chk@plt+0x1d265a0> │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx ff7a693c <__read_chk@plt+0xff741568> │ │ │ │ + blx ff7a68cc <__read_chk@plt+0xff7414f8> │ │ │ │ ldmdavs fp, {r1, r4, r5, r6, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq 428a7c <__read_chk@plt+0x3c36a8> │ │ │ │ + bleq 428a0c <__read_chk@plt+0x3c3638> │ │ │ │ @ instruction: 0xf8d3b120 │ │ │ │ - blcs f9418 <__read_chk@plt+0x94044> │ │ │ │ + blcs f93a8 <__read_chk@plt+0x93fd4> │ │ │ │ strthi pc, [ip], #69 @ 0x45 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf6ab685c │ │ │ │ ldmdavs r9, {r3, r4, r7, r8, r9, lr} │ │ │ │ orrsmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0f36818 │ │ │ │ mvnvs pc, #13, 28 @ 0xd0 │ │ │ │ @ instruction: 0x73a2f5ab │ │ │ │ ldmdavs ip, {r2, r3, r4, r6, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0x4620b15c │ │ │ │ - blx feb26ac0 <__read_chk@plt+0xfeac16ec> │ │ │ │ + blx feb26a50 <__read_chk@plt+0xfeac167c> │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf0ff4620 │ │ │ │ - @ instruction: 0xf855fa65 │ │ │ │ + @ instruction: 0xf855fa0d │ │ │ │ stccs 15, cr4, [r0], {4} │ │ │ │ @ instruction: 0xf6abd1f3 │ │ │ │ ldmdavs fp, {r3, r4, r8, r9, lr} │ │ │ │ - blls 756c0c <__read_chk@plt+0x6f1838> │ │ │ │ + blls 756b9c <__read_chk@plt+0x6f17c8> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ @ instruction: 0xf862f7fd │ │ │ │ tstppl ip, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b1e │ │ │ │ @ instruction: 0xf0ff001c │ │ │ │ - @ instruction: 0xf5abfa4f │ │ │ │ + @ instruction: 0xf5abf9f7 │ │ │ │ ldmdavs fp, {r0, r4, r6, r8, r9, sp, lr} │ │ │ │ - blls 896c30 <__read_chk@plt+0x83185c> │ │ │ │ + blls 896bc0 <__read_chk@plt+0x8317ec> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx 12a6ba8 <__read_chk@plt+0x12417d4> │ │ │ │ + @ instruction: 0xf9eef0ff │ │ │ │ cmnpmi r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930038 │ │ │ │ @ instruction: 0xf6abfc83 │ │ │ │ ldmdavs fp, {r2, r4, r5, r6, r8, r9, lr} │ │ │ │ - blls 616c54 <__read_chk@plt+0x5b1880> │ │ │ │ + blls 616be4 <__read_chk@plt+0x5b1810> │ │ │ │ eorseq pc, r4, r3, lsr #3 │ │ │ │ ldc2l 0, cr15, [sl], #-588 @ 0xfffffdb4 │ │ │ │ movtvs pc, #30123 @ 0x75ab @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930030 │ │ │ │ @ instruction: 0xf6abfc71 │ │ │ │ ldmdavs fp, {r2, r3, r5, r6, r8, r9, lr} │ │ │ │ - blls 616c78 <__read_chk@plt+0x5b18a4> │ │ │ │ + blls 616c08 <__read_chk@plt+0x5b1834> │ │ │ │ eoreq pc, ip, r3, lsr #3 │ │ │ │ stc2l 0, cr15, [r8], #-588 @ 0xfffffdb4 │ │ │ │ msrmi SPSR_s, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930024 │ │ │ │ @ instruction: 0xf5abfc5f │ │ │ │ ldmdavs fp, {r1, r2, r6, r8, r9, sp, lr} │ │ │ │ - blls 616c9c <__read_chk@plt+0x5b18c8> │ │ │ │ + blls 616c2c <__read_chk@plt+0x5b1858> │ │ │ │ eoreq pc, r0, r3, lsr #3 │ │ │ │ mrrc2 0, 9, pc, r6, cr3 @ │ │ │ │ msrmi SPSR_f, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930028 │ │ │ │ @ instruction: 0xf6abfc4d │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r8, r9, lr} │ │ │ │ - blls 616cc0 <__read_chk@plt+0x5b18ec> │ │ │ │ + blls 616c50 <__read_chk@plt+0x5b187c> │ │ │ │ andseq pc, ip, r3, lsr #3 │ │ │ │ mcrr2 0, 9, pc, r4, cr3 @ │ │ │ │ cmppmi r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930018 │ │ │ │ @ instruction: 0xf6abfc3b │ │ │ │ ldmdavs fp, {r2, r4, r6, r8, r9, lr} │ │ │ │ - blls 616ce4 <__read_chk@plt+0x5b1910> │ │ │ │ + blls 616c74 <__read_chk@plt+0x5b18a0> │ │ │ │ andseq pc, r4, r3, lsr #3 │ │ │ │ ldc2 0, cr15, [r2], #-588 @ 0xfffffdb4 │ │ │ │ movtvs pc, #21931 @ 0x55ab @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b14 │ │ │ │ @ instruction: 0xf0930010 │ │ │ │ @ instruction: 0xf6abfc29 │ │ │ │ ldmdavs fp, {r3, r6, r8, r9, lr} │ │ │ │ - blls 616d08 <__read_chk@plt+0x5b1934> │ │ │ │ + blls 616c98 <__read_chk@plt+0x5b18c4> │ │ │ │ andeq pc, r8, r3, lsr #3 │ │ │ │ stc2 0, cr15, [r0], #-588 @ 0xfffffdb4 │ │ │ │ movwpl pc, #34475 @ 0x86ab @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b1e │ │ │ │ @ instruction: 0xf0ff0008 │ │ │ │ - @ instruction: 0xf6abf9d1 │ │ │ │ + @ instruction: 0xf6abf979 │ │ │ │ ldmdavs fp, {r2, r8, r9, ip, lr} │ │ │ │ - blls 896d0c <__read_chk@plt+0x831938> │ │ │ │ + blls 896c9c <__read_chk@plt+0x8318c8> │ │ │ │ @ instruction: 0xf0ff1f18 │ │ │ │ - @ instruction: 0xf6abf9c9 │ │ │ │ + @ instruction: 0xf6abf971 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ - blls 896d3c <__read_chk@plt+0x831968> │ │ │ │ + blls 896ccc <__read_chk@plt+0x8318f8> │ │ │ │ andeq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9c0f0ff │ │ │ │ + @ instruction: 0xf968f0ff │ │ │ │ bicmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff000c │ │ │ │ - @ instruction: 0xf6abf9b7 │ │ │ │ + @ instruction: 0xf6abf95f │ │ │ │ ldmdavs fp, {r3, r6, r7, r8, r9, lr} │ │ │ │ - blls 696d60 <__read_chk@plt+0x63198c> │ │ │ │ + blls 696cf0 <__read_chk@plt+0x63191c> │ │ │ │ andeq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf9aef0ff │ │ │ │ + @ instruction: 0xf956f0ff │ │ │ │ mvnsmi pc, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff0038 │ │ │ │ - @ instruction: 0xf6abf9a5 │ │ │ │ + @ instruction: 0xf6abf94d │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - blls 696d84 <__read_chk@plt+0x6319b0> │ │ │ │ + blls 696d14 <__read_chk@plt+0x631940> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf99cf0ff │ │ │ │ + @ instruction: 0xf944f0ff │ │ │ │ movtvs pc, #62891 @ 0xf5ab @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff0030 │ │ │ │ - @ instruction: 0xf6abf993 │ │ │ │ + @ instruction: 0xf6abf93b │ │ │ │ ldmdavs fp, {r2, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - blls 696da8 <__read_chk@plt+0x6319d4> │ │ │ │ + blls 696d38 <__read_chk@plt+0x631964> │ │ │ │ eorseq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf98af0ff │ │ │ │ + @ instruction: 0xf932f0ff │ │ │ │ mvnmi pc, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff002c │ │ │ │ - @ instruction: 0xf6abf981 │ │ │ │ + @ instruction: 0xf6abf929 │ │ │ │ ldmdavs fp, {r3, r5, r6, r7, r8, r9, lr} │ │ │ │ - blls 696dcc <__read_chk@plt+0x6319f8> │ │ │ │ + blls 696d5c <__read_chk@plt+0x631988> │ │ │ │ eoreq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf978f0ff │ │ │ │ + @ instruction: 0xf920f0ff │ │ │ │ mvnmi pc, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff0024 │ │ │ │ - @ instruction: 0xf5abf96f │ │ │ │ + @ instruction: 0xf5abf917 │ │ │ │ ldmdavs fp, {r1, r2, r3, r6, r8, r9, sp, lr} │ │ │ │ - blls 696df0 <__read_chk@plt+0x631a1c> │ │ │ │ + blls 696d80 <__read_chk@plt+0x6319ac> │ │ │ │ eoreq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf966f0ff │ │ │ │ + @ instruction: 0xf90ef0ff │ │ │ │ tstppl r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b1e │ │ │ │ @ instruction: 0xf0ff0014 │ │ │ │ - @ instruction: 0xf6abf95d │ │ │ │ + @ instruction: 0xf6abf905 │ │ │ │ ldmdavs fp, {r2, r3, r6, r8, r9, lr} │ │ │ │ - blls 616e14 <__read_chk@plt+0x5b1a40> │ │ │ │ + blls 616da4 <__read_chk@plt+0x5b19d0> │ │ │ │ andeq pc, ip, r3, lsr #3 │ │ │ │ - blx fe7a6bde <__read_chk@plt+0xfe74180a> │ │ │ │ + blx fe7a6b6e <__read_chk@plt+0xfe74179a> │ │ │ │ stmdavs r3, {r1, r2, r3, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf0ffb10b │ │ │ │ - @ instruction: 0xf6abf94f │ │ │ │ + @ instruction: 0xf6abf8f7 │ │ │ │ ldmdavs fp, {r2, r6, r8, r9, lr} │ │ │ │ - blls 616e10 <__read_chk@plt+0x5b1a3c> │ │ │ │ + blls 616da0 <__read_chk@plt+0x5b19cc> │ │ │ │ @ instruction: 0xf0931f18 │ │ │ │ @ instruction: 0xf6abfb8d │ │ │ │ ldmdavs fp, {r3, r4, r8, r9, ip, lr} │ │ │ │ - blls 896e40 <__read_chk@plt+0x831a6c> │ │ │ │ + blls 896dd0 <__read_chk@plt+0x8319fc> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf93ef0ff │ │ │ │ + @ instruction: 0xf8e6f0ff │ │ │ │ bicmi pc, r4, #179306496 @ 0xab00000 │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ svcne 0x00189b16 │ │ │ │ - @ instruction: 0xf936f0ff │ │ │ │ + @ instruction: 0xf8def0ff │ │ │ │ stmdavs r3, {r1, r2, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf0ffb10b │ │ │ │ - @ instruction: 0xf6abf931 │ │ │ │ + @ instruction: 0xf6abf8d9 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r7, r8, r9, lr} │ │ │ │ - blls 656e6c <__read_chk@plt+0x5f1a98> │ │ │ │ + blls 656dfc <__read_chk@plt+0x5f1a28> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf928f0ff │ │ │ │ + @ instruction: 0xf8d0f0ff │ │ │ │ @ instruction: 0x43b4f6ab │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff0034 │ │ │ │ - @ instruction: 0xf5abf91f │ │ │ │ + @ instruction: 0xf5abf8c7 │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r8, r9, sp, lr} │ │ │ │ - blls 656e90 <__read_chk@plt+0x5f1abc> │ │ │ │ + blls 656e20 <__read_chk@plt+0x5f1a4c> │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf916f0ff │ │ │ │ + @ instruction: 0xf8bef0ff │ │ │ │ orrmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff0008 │ │ │ │ - @ instruction: 0xf6abf90d │ │ │ │ + @ instruction: 0xf6abf8b5 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r8, r9, lr} │ │ │ │ - blls 756eb4 <__read_chk@plt+0x6f1ae0> │ │ │ │ + blls 756e44 <__read_chk@plt+0x6f1a70> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - blx 13a6c7e <__read_chk@plt+0x13418aa> │ │ │ │ + blx 13a6c0e <__read_chk@plt+0x134183a> │ │ │ │ teqpmi r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0930038 │ │ │ │ @ instruction: 0xf6abfb41 │ │ │ │ ldmdavs fp, {r2, r7, r8, r9, lr} │ │ │ │ - blls 656eb8 <__read_chk@plt+0x5f1ae4> │ │ │ │ + blls 656e48 <__read_chk@plt+0x5f1a74> │ │ │ │ @ instruction: 0xf0ff1f18 │ │ │ │ - @ instruction: 0xf6abf8f3 │ │ │ │ + @ instruction: 0xf6abf89b │ │ │ │ ldmdavs fp, {r3, r4, r5, r7, r8, r9, lr} │ │ │ │ - blls 656ee8 <__read_chk@plt+0x5f1b14> │ │ │ │ + blls 656e78 <__read_chk@plt+0x5f1aa4> │ │ │ │ eorseq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8eaf0ff │ │ │ │ + @ instruction: 0xf892f0ff │ │ │ │ @ instruction: 0x43acf6ab │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff002c │ │ │ │ - @ instruction: 0xf6abf8e1 │ │ │ │ + @ instruction: 0xf6abf889 │ │ │ │ ldmdavs fp, {r2, r4, r7, r8, r9, lr} │ │ │ │ - blls 656f0c <__read_chk@plt+0x5f1b38> │ │ │ │ + blls 656e9c <__read_chk@plt+0x5f1ac8> │ │ │ │ andseq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8d8f0ff │ │ │ │ + @ instruction: 0xf880f0ff │ │ │ │ orrmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff000c │ │ │ │ - @ instruction: 0xf6abf8cf │ │ │ │ + @ instruction: 0xf6abf877 │ │ │ │ ldmdavs fp, {r3, r5, r7, r8, r9, lr} │ │ │ │ - blls 656f30 <__read_chk@plt+0x5f1b5c> │ │ │ │ + blls 656ec0 <__read_chk@plt+0x5f1aec> │ │ │ │ eoreq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8c6f0ff │ │ │ │ + @ instruction: 0xf86ef0ff │ │ │ │ @ instruction: 0x43a4f6ab │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff0024 │ │ │ │ - @ instruction: 0xf5abf8bd │ │ │ │ + @ instruction: 0xf5abf865 │ │ │ │ ldmdavs fp, {r1, r3, r6, r8, r9, sp, lr} │ │ │ │ - blls 656f54 <__read_chk@plt+0x5f1b80> │ │ │ │ + blls 656ee4 <__read_chk@plt+0x5f1b10> │ │ │ │ eoreq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8b4f0ff │ │ │ │ + @ instruction: 0xf85cf0ff │ │ │ │ orrsmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b15 │ │ │ │ @ instruction: 0xf0ff001c │ │ │ │ - @ instruction: 0xf6abf8ab │ │ │ │ + @ instruction: 0xf6abf853 │ │ │ │ ldmdavs fp, {r3, r4, r7, r8, r9, lr} │ │ │ │ - blls 656f78 <__read_chk@plt+0x5f1ba4> │ │ │ │ + blls 656f08 <__read_chk@plt+0x5f1b34> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8a2f0ff │ │ │ │ + @ instruction: 0xf84af0ff │ │ │ │ stmdavs r3, {r0, r2, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf0ffb10b │ │ │ │ - @ instruction: 0xf6abf89d │ │ │ │ + @ instruction: 0xf6abf845 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, r8, r9, lr} │ │ │ │ - blls 616f94 <__read_chk@plt+0x5b1bc0> │ │ │ │ + blls 616f24 <__read_chk@plt+0x5b1b50> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf894f0ff │ │ │ │ + @ instruction: 0xf83cf0ff │ │ │ │ bicsmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff0018 │ │ │ │ - @ instruction: 0xf6abf88b │ │ │ │ + @ instruction: 0xf6abf833 │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r7, r8, r9, lr} │ │ │ │ - blls 696fb8 <__read_chk@plt+0x631be4> │ │ │ │ + blls 696f48 <__read_chk@plt+0x631b74> │ │ │ │ andseq pc, ip, r3, lsr #3 │ │ │ │ - @ instruction: 0xf882f0ff │ │ │ │ + @ instruction: 0xf82af0ff │ │ │ │ movtvs pc, #54699 @ 0xd5ab @ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b16 │ │ │ │ @ instruction: 0xf0ff0010 │ │ │ │ - @ instruction: 0xf6abf879 │ │ │ │ + @ instruction: 0xf6abf821 │ │ │ │ ldmdavs fp, {r2, r4, r6, r7, r8, r9, lr} │ │ │ │ - blls 696fdc <__read_chk@plt+0x631c08> │ │ │ │ + blls 696f6c <__read_chk@plt+0x631b98> │ │ │ │ andseq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf870f0ff │ │ │ │ + @ instruction: 0xf818f0ff │ │ │ │ stmdavs r3, {r2, r4, fp, ip, pc} │ │ │ │ @ instruction: 0xf093b10b │ │ │ │ @ instruction: 0xf5abfab1 │ │ │ │ ldmdavs fp, {r0, r3, r6, r8, r9, sp, lr} │ │ │ │ - blls 656ff8 <__read_chk@plt+0x5f1c24> │ │ │ │ + blls 656f88 <__read_chk@plt+0x5f1bb4> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0xf862f0ff │ │ │ │ + @ instruction: 0xf80af0ff │ │ │ │ teqpmi r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0930034 │ │ │ │ @ instruction: 0xf5abfa9f │ │ │ │ ldmdavs fp, {r0, r1, r6, r8, r9, sp, lr} │ │ │ │ - blls 75701c <__read_chk@plt+0x6f1c48> │ │ │ │ + blls 756fac <__read_chk@plt+0x6f1bd8> │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ - blx fe6a6de4 <__read_chk@plt+0xfe641a10> │ │ │ │ + blx fe6a6d74 <__read_chk@plt+0xfe6419a0> │ │ │ │ msrmi CPSR_fs, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf093002c │ │ │ │ @ instruction: 0xf6abfa8d │ │ │ │ ldmdavs fp, {r3, r5, r8, r9, lr} │ │ │ │ - blls 757040 <__read_chk@plt+0x6f1c6c> │ │ │ │ + blls 756fd0 <__read_chk@plt+0x6f1bfc> │ │ │ │ eoreq pc, r8, r3, lsr #3 │ │ │ │ - blx fe226e08 <__read_chk@plt+0xfe1c1a34> │ │ │ │ + blx fe226d98 <__read_chk@plt+0xfe1c19c4> │ │ │ │ ldmdbls r7!, {r0, r1, r2, r3, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf892983f │ │ │ │ strdvs r3, [r8], -r4 │ │ │ │ teqppl sp, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ - bcs 128f54 <__read_chk@plt+0xc3b80> │ │ │ │ + bcs 128ee4 <__read_chk@plt+0xc3b10> │ │ │ │ @ instruction: 0xf8df3114 │ │ │ │ ldrbtmi r3, [sl], #-2560 @ 0xfffff600 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movthi pc, #8261 @ 0x2045 @ │ │ │ │ @ instruction: 0xf50d4640 │ │ │ │ andlt r5, r7, sp, lsr sp │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf05e6f58 │ │ │ │ @ instruction: 0xb110fd99 │ │ │ │ @ instruction: 0xf1186800 │ │ │ │ - andcs pc, r0, #95232 @ 0x17400 │ │ │ │ + andcs pc, r0, #5120 @ 0x1400 │ │ │ │ ldrmi r6, [r1], -r8, lsr #32 │ │ │ │ @ instruction: 0xf05f9857 │ │ │ │ stmdavs fp!, {r0, r1, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ @ instruction: 0xf8dfa952 │ │ │ │ andcs r1, r5, #192, 18 @ 0x300000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0040f779 │ │ │ │ - blx 13a7092 <__read_chk@plt+0x1341cbe> │ │ │ │ + svc 0x0078f779 │ │ │ │ + blx ffda7020 <__read_chk@plt+0xffd41c4c> │ │ │ │ @ instruction: 0x61b2f5ab │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls e87074 <__read_chk@plt+0xe21ca0> │ │ │ │ + blls e87004 <__read_chk@plt+0xe21c30> │ │ │ │ streq pc, [ip, #-259] @ 0xfffffefd │ │ │ │ @ instruction: 0x1d1db902 │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ stmibvs r0, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf118b108 │ │ │ │ - @ instruction: 0xf8dffb33 │ │ │ │ + @ instruction: 0xf8dffadb │ │ │ │ andcs r1, r5, #132, 18 @ 0x210000 │ │ │ │ andcs r6, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xf7794479 │ │ │ │ - @ instruction: 0xf118ef20 │ │ │ │ - vqdmlsl.s32 , d11, d25 │ │ │ │ - blls 3ff368 <__read_chk@plt+0x399f94> │ │ │ │ + @ instruction: 0xf118ef58 │ │ │ │ + @ instruction: 0xf2abfad1 │ │ │ │ + blls 3ff2f8 <__read_chk@plt+0x399f24> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b36 │ │ │ │ stmdblt sl, {r5, r8, sl} │ │ │ │ streq pc, [r8, #-419]! @ 0xfffffe5d │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - bvs 1170fc <__read_chk@plt+0xb1d28> │ │ │ │ + bvs 11708c <__read_chk@plt+0xb1cb8> │ │ │ │ @ instruction: 0xf118b108 │ │ │ │ - @ instruction: 0xf8dffb11 │ │ │ │ + @ instruction: 0xf8dffab9 │ │ │ │ andcs r1, r5, #68, 18 @ 0x110000 │ │ │ │ andcs r6, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xf7794479 │ │ │ │ - @ instruction: 0xf118eefe │ │ │ │ - vqdmlsl.s32 , d11, d7 │ │ │ │ - blls 3ff24c <__read_chk@plt+0x399e78> │ │ │ │ + @ instruction: 0xf118ef36 │ │ │ │ + vmlsl.s32 , d27, d31 │ │ │ │ + blls 3ff1dc <__read_chk@plt+0x399e08> │ │ │ │ ldmdavs sl, {r3, sp, lr} │ │ │ │ @ instruction: 0xf023790b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ tstvc fp, sl, lsl #6 │ │ │ │ @ instruction: 0xf1a39b4e │ │ │ │ stmdblt sl, {r3, r8, sl} │ │ │ │ ldreq pc, [r0, #-419] @ 0xfffffe5d │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - bvs 1117140 <__read_chk@plt+0x10b1d6c> │ │ │ │ + bvs 11170d0 <__read_chk@plt+0x10b1cfc> │ │ │ │ @ instruction: 0xf118b108 │ │ │ │ - @ instruction: 0xf8dffaef │ │ │ │ + @ instruction: 0xf8dffa97 │ │ │ │ andcs r1, r5, #4, 18 @ 0x10000 │ │ │ │ andcs r6, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xf1a74479 │ │ │ │ @ instruction: 0xf779051c │ │ │ │ - @ instruction: 0xf118eeda │ │ │ │ - blls 42988c <__read_chk@plt+0x3c44b8> │ │ │ │ + @ instruction: 0xf118ef12 │ │ │ │ + blls 4296bc <__read_chk@plt+0x3c42e8> │ │ │ │ @ instruction: 0x61a7f5ab │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0236008 │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc fp, sl, lsr #6 │ │ │ │ @ instruction: 0xf1a7b90a │ │ │ │ - blls 3ac1ac <__read_chk@plt+0x346dd8> │ │ │ │ + blls 3ac13c <__read_chk@plt+0x346d68> │ │ │ │ tstlt r8, r8, asr r8 │ │ │ │ smlabtlt r8, r0, r8, r6 │ │ │ │ @ instruction: 0xf9eaf093 │ │ │ │ ldmdals r3!, {r3, r5, sp, lr}^ │ │ │ │ - blx ff3a7190 <__read_chk@plt+0xff341dbc> │ │ │ │ + blx 1da7120 <__read_chk@plt+0x1d41d4c> │ │ │ │ vqdmlsl.s32 , d11, d12 │ │ │ │ ldmdavs sl, {r2, r3, r8, ip, lr} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ - bcs 107174 <__read_chk@plt+0xa1da0> │ │ │ │ + bcs 107104 <__read_chk@plt+0xa1d30> │ │ │ │ strhi pc, [r3], -r0 │ │ │ │ - blls 3b8990 <__read_chk@plt+0x3535bc> │ │ │ │ + blls 3b8920 <__read_chk@plt+0x35354c> │ │ │ │ tstlt r8, r8, asr r8 │ │ │ │ tstlt r8, r0, lsl #18 │ │ │ │ @ instruction: 0xf9d0f093 │ │ │ │ ldmne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r2, r8, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcr 7, 5, pc, cr0, cr9, {3} @ │ │ │ │ - blx feba71d0 <__read_chk@plt+0xfeb41dfc> │ │ │ │ + mrc 7, 6, APSR_nzcv, cr8, cr9, {3} │ │ │ │ + blx 15a7160 <__read_chk@plt+0x1541d8c> │ │ │ │ orrsvs pc, ip, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ - blls 14c71b4 <__read_chk@plt+0x1461de0> │ │ │ │ + blls 14c7144 <__read_chk@plt+0x1461d70> │ │ │ │ stmdblt sl, {r0, r2, r3, r4, r8, r9, sl, fp, ip} │ │ │ │ streq pc, [ip, #-419] @ 0xfffffe5d │ │ │ │ ldmdavs r8, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ stmdbvs r0, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf093b108 │ │ │ │ @ instruction: 0xf8dff9af │ │ │ │ eorvs r3, r8, r4, asr r8 │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf5ab1850 │ │ │ │ - bls 17c835c <__read_chk@plt+0x1762f88> │ │ │ │ + bls 17c82ec <__read_chk@plt+0x1762f18> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ @ instruction: 0xf7792205 │ │ │ │ - @ instruction: 0xf118ee78 │ │ │ │ - blls 3e97c8 <__read_chk@plt+0x3843f4> │ │ │ │ + @ instruction: 0xf118eeb0 │ │ │ │ + blls 3e95f8 <__read_chk@plt+0x384224> │ │ │ │ ldmdavs sl, {r3, r5, sp, lr}^ │ │ │ │ @ instruction: 0xf023792b │ │ │ │ @ instruction: 0xf043030a │ │ │ │ @ instruction: 0x712b030a │ │ │ │ ldcvs 1, cr11, [r6], {42} @ 0x2a │ │ │ │ msreq SPSR_s, #-2147483647 @ 0x80000001 │ │ │ │ vqdmulh.s q9, q10, q4 │ │ │ │ @ instruction: 0xf8df8446 │ │ │ │ ldrbtmi r0, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ - blx 1c2724c <__read_chk@plt+0x1bc1e78> │ │ │ │ + blx 6271dc <__read_chk@plt+0x5c1e08> │ │ │ │ msrvc SPSR_fxc, #717225984 @ 0x2ac00000 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ ldmdals fp, {r3, r4, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf870f05f │ │ │ │ stmdane r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7794479 │ │ │ │ - @ instruction: 0xf118ee52 │ │ │ │ - blls 3e977c <__read_chk@plt+0x3843a8> │ │ │ │ + @ instruction: 0xf118ee8a │ │ │ │ + blls 3e95ac <__read_chk@plt+0x3841d8> │ │ │ │ ldmdavs sl, {r0, r2, r3, r5, r8, fp, ip, pc}^ │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ cmnlt r2, fp, lsl #2 │ │ │ │ cmplt r0, r0, asr ip │ │ │ │ @ instruction: 0xf1019b0c │ │ │ │ ldmdavs fp, {r2, r4, r8, sl} │ │ │ │ - blls c57280 <__read_chk@plt+0xbf1eac> │ │ │ │ + blls c57210 <__read_chk@plt+0xbf1e3c> │ │ │ │ ldreq pc, [ip, #-259] @ 0xfffffefd │ │ │ │ mrrc2 0, 11, pc, r0, cr2 @ │ │ │ │ andcs r6, r0, #40 @ 0x28 │ │ │ │ ldrmi r9, [r1], -sp, lsr #16 │ │ │ │ @ instruction: 0xf84af05f │ │ │ │ @ instruction: 0xf8df9b1d │ │ │ │ @ instruction: 0x200017b8 │ │ │ │ andsvs r9, sl, r0, lsr #20 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - mcr 7, 1, pc, cr8, cr9, {3} @ │ │ │ │ - blx da72c0 <__read_chk@plt+0xd41eec> │ │ │ │ + mcr 7, 3, pc, cr0, cr9, {3} @ │ │ │ │ + @ instruction: 0xf9daf118 │ │ │ │ orrvs pc, r6, fp, lsr #11 │ │ │ │ andvs r9, r8, ip, lsl #22 │ │ │ │ stmdbvc fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ - blls e072a4 <__read_chk@plt+0xda1ed0> │ │ │ │ + blls e07234 <__read_chk@plt+0xda1e60> │ │ │ │ ldreq pc, [r4, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf1a3b90a │ │ │ │ - blls 3ac2f4 <__read_chk@plt+0x346f20> │ │ │ │ - blcs 104ff4 <__read_chk@plt+0x9fc20> │ │ │ │ + blls 3ac284 <__read_chk@plt+0x346eb0> │ │ │ │ + blcs 104f84 <__read_chk@plt+0x9fbb0> │ │ │ │ ldmdbge sp, {r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe6ad8 │ │ │ │ @ instruction: 0xf04fb91c │ │ │ │ @ instruction: 0xf7fe30ff │ │ │ │ @ instruction: 0xf04fb94a │ │ │ │ @ instruction: 0xf7fe30ff │ │ │ │ @ instruction: 0xf8dfb973 │ │ │ │ @@ -136883,46 +136855,46 @@ │ │ │ │ @ instruction: 0xf7fe588a │ │ │ │ @ instruction: 0xf8dfbf36 │ │ │ │ @ instruction: 0xf85a375c │ │ │ │ @ instruction: 0xf7fe4003 │ │ │ │ teqcs sp, lr, ror #31 │ │ │ │ cdp2 0, 14, cr15, cr2, cr0, {7} │ │ │ │ @ instruction: 0xf1186824 │ │ │ │ - strdvs pc, [r0], #-159 @ 0xffffff61 @ │ │ │ │ + rsbvs pc, r0, r7, lsr #19 │ │ │ │ mcrlt 7, 4, pc, cr15, cr14, {7} @ │ │ │ │ @ instruction: 0x2740f8df │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldcllt 7, cr15, [r1, #1016] @ 0x3f8 │ │ │ │ bicvc pc, lr, #717225984 @ 0x2ac00000 │ │ │ │ stmdacs r0, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ ldclge 4, cr15, [r5, #-504] @ 0xfffffe08 │ │ │ │ andsvs r9, r8, r5, lsl fp │ │ │ │ bicvc pc, lr, #717225984 @ 0x2ac00000 │ │ │ │ stmdacs r0, {r3, r4, r7, sl, fp, sp, lr} │ │ │ │ ldclge 4, cr15, [sp, #-248] @ 0xffffff08 │ │ │ │ ldcllt 7, cr15, [r8, #-1016] @ 0xfffffc08 │ │ │ │ strcs r2, [r0], #-28 @ 0xffffffe4 │ │ │ │ - @ instruction: 0xf814f0ff │ │ │ │ + @ instruction: 0xffbcf0fe │ │ │ │ eorsvs r9, r0, pc, lsl #28 │ │ │ │ subvs r6, r4, r4 │ │ │ │ sbcvs r6, r4, r4, lsl #1 │ │ │ │ cmpvs r4, r4, lsl #2 │ │ │ │ adccs r6, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0xf0ff6835 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0fe6835 │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r1], -r0, lsr #5 │ │ │ │ ldmdavs r8, {r3, r5, sp, lr} │ │ │ │ - b fe328d0c <__read_chk@plt+0xfe2c3938> │ │ │ │ + b ff128c9c <__read_chk@plt+0xff0c38c8> │ │ │ │ rsbscs r6, r8, r5, lsr r8 │ │ │ │ - @ instruction: 0xfffcf0fe │ │ │ │ + @ instruction: 0xffa4f0fe │ │ │ │ rsbvs r6, r8, r3, lsr r8 │ │ │ │ rsbscs r4, r8, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xf7796858 │ │ │ │ - blls 3e5938 <__read_chk@plt+0x380564> │ │ │ │ - blls 3d7390 <__read_chk@plt+0x371fbc> │ │ │ │ + blls 3e59a8 <__read_chk@plt+0x3805d4> │ │ │ │ + blls 3d7320 <__read_chk@plt+0x371f4c> │ │ │ │ movwls r6, #47259 @ 0xb89b │ │ │ │ andspl pc, ip, #179306496 @ 0xab00000 │ │ │ │ stmdbls fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r4, fp, sp, lr} │ │ │ │ addsvs r6, r9, ip, lsl r8 │ │ │ │ @ instruction: 0xf0022800 │ │ │ │ stmdavc r1, {r0, r5, r7, r8, pc} │ │ │ │ @@ -136930,26 +136902,26 @@ │ │ │ │ @ instruction: 0x2100819d │ │ │ │ andsvs r6, r1, r0, lsr #32 │ │ │ │ cmppvs r1, fp, lsr #11 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xb122680a │ │ │ │ tstlt r5, r5, lsl r8 │ │ │ │ andcs r6, r0, #98 @ 0x62 │ │ │ │ ldmdavs ip, {r1, r3, sp, lr}^ │ │ │ │ - @ instruction: 0xf9a0f118 │ │ │ │ + @ instruction: 0xf948f118 │ │ │ │ @ instruction: 0xf6ab9b12 │ │ │ │ - bls 77b56c <__read_chk@plt+0x716198> │ │ │ │ + bls 77b4fc <__read_chk@plt+0x716128> │ │ │ │ @ instruction: 0xf3c39d0f │ │ │ │ adcvs r4, r0, #0, 6 │ │ │ │ tstmi r2, #274432 @ 0x43000 │ │ │ │ stmdavs r8, {r1, r2, r3, r5, r9, fp, ip, pc} │ │ │ │ tstmi r2, #274432 @ 0x43000 │ │ │ │ - b 11d18ac <__read_chk@plt+0x116c4d8> │ │ │ │ - bls 107bbf0 <__read_chk@plt+0x101681c> │ │ │ │ + b 11d183c <__read_chk@plt+0x116c468> │ │ │ │ + bls 107bb80 <__read_chk@plt+0x10167ac> │ │ │ │ tstmi r2, #274432 @ 0x43000 │ │ │ │ - b 11d1948 <__read_chk@plt+0x116c574> │ │ │ │ + b 11d18d8 <__read_chk@plt+0x116c504> │ │ │ │ stmdavs sl!, {r1, r4, r8, r9, lr} │ │ │ │ ldrdmi lr, [r0, -r2] │ │ │ │ @ instruction: 0xf022780a │ │ │ │ tstmi r3, #-268435453 @ 0xf0000003 │ │ │ │ @ instruction: 0xf0b3700b │ │ │ │ stmdavs fp!, {r0, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs ip, {r5, r7, sp, lr} │ │ │ │ @@ -136957,153 +136929,153 @@ │ │ │ │ ldmdavs r2, {r4, r5, r9, fp, ip, pc} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ cmnpmi r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4eaa84 <__read_chk@plt+0x4856b0> │ │ │ │ + blls 4eaa14 <__read_chk@plt+0x485640> │ │ │ │ ldmdavs fp, {r5, r6, r7, sp, lr} │ │ │ │ stmiavs r3!, {r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r4, r7, r9, ip, sp} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ movtvs pc, #30123 @ 0x75ab @ │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4eaa58 <__read_chk@plt+0x485684> │ │ │ │ + blls 4ea9e8 <__read_chk@plt+0x485614> │ │ │ │ ldmdavs fp, {r5, r8, sp, lr} │ │ │ │ stmdbvs r3!, {r2, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r3, r4, r5, r9, ip, sp} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ msrmi SPSR_fs, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4eaa2c <__read_chk@plt+0x485658> │ │ │ │ + blls 4ea9bc <__read_chk@plt+0x4855e8> │ │ │ │ ldmdavs fp, {r5, r6, r8, sp, lr} │ │ │ │ stmdbvs r3!, {r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf5abb153 │ │ │ │ ldmdavs r2, {r0, r4, r5, r9, sp, lr} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ msrmi SPSR_s, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4eaa00 <__read_chk@plt+0x48562c> │ │ │ │ + blls 4ea990 <__read_chk@plt+0x4855bc> │ │ │ │ ldmdavs fp, {r5, r7, r8, sp, lr} │ │ │ │ stmibvs r3!, {r2, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r5, r6, r7, r9, sp} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ movtvs pc, #26027 @ 0x65ab @ │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4ea9d4 <__read_chk@plt+0x485600> │ │ │ │ + blls 4ea964 <__read_chk@plt+0x485590> │ │ │ │ ldmdavs fp, {r5, r6, r7, r8, sp, lr} │ │ │ │ stmibvs r3!, {r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r3, r5, r9, ip} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ msrmi SPSR_f, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4ea9a8 <__read_chk@plt+0x4855d4> │ │ │ │ + blls 4ea938 <__read_chk@plt+0x485564> │ │ │ │ ldmdavs fp, {r5, r9, sp, lr} │ │ │ │ - bvs 9c5144 <__read_chk@plt+0x95fd70> │ │ │ │ + bvs 9c50d4 <__read_chk@plt+0x95fd00> │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r3, r4, r5, r7, r9, sp} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ cmppmi ip, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4ea97c <__read_chk@plt+0x4855a8> │ │ │ │ + blls 4ea90c <__read_chk@plt+0x485538> │ │ │ │ ldmdavs fp, {r5, r6, r9, sp, lr} │ │ │ │ - bvs 19c5170 <__read_chk@plt+0x195fd9c> │ │ │ │ + bvs 19c5100 <__read_chk@plt+0x195fd2c> │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r3, r7, r9, sp} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ cmppmi r8, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4ea950 <__read_chk@plt+0x48557c> │ │ │ │ + blls 4ea8e0 <__read_chk@plt+0x48550c> │ │ │ │ ldmdavs fp, {r5, r7, r9, sp, lr} │ │ │ │ - bvs fe9c519c <__read_chk@plt+0xfe95fdc8> │ │ │ │ + bvs fe9c512c <__read_chk@plt+0xfe95fd58> │ │ │ │ @ instruction: 0xf6abb153 │ │ │ │ ldmdavs r2, {r2, r7, r9, ip} │ │ │ │ stmdbcs r1!, {r0, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc r2, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042a20 │ │ │ │ andsvs r2, sl, r1, lsl #4 │ │ │ │ cmppmi r4, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 4ea924 <__read_chk@plt+0x485550> │ │ │ │ + blls 4ea8b4 <__read_chk@plt+0x4854e0> │ │ │ │ ldmdavs fp, {r5, r6, r7, r9, sp, lr} │ │ │ │ - bvs ff9c51c8 <__read_chk@plt+0xff95fdf4> │ │ │ │ - bls 1617688 <__read_chk@plt+0x15b22b4> │ │ │ │ + bvs ff9c5158 <__read_chk@plt+0xff95fd84> │ │ │ │ + bls 1617618 <__read_chk@plt+0x15b2244> │ │ │ │ ldmdavc r1, {r1, r4, fp, sp, lr} │ │ │ │ tstle r4, r1, lsr #18 │ │ │ │ - bcs 9092b0 <__read_chk@plt+0x8a3edc> │ │ │ │ + bcs 909240 <__read_chk@plt+0x8a3e6c> │ │ │ │ andcs fp, r1, #4, 30 │ │ │ │ @ instruction: 0xf5ab601a │ │ │ │ ldmdavs r8, {r0, r2, r6, r8, r9, sp, lr} │ │ │ │ stc2l 0, cr15, [r0, #716]! @ 0x2cc │ │ │ │ @ instruction: 0x63209b0f │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ cmplt r3, r3, lsr #22 │ │ │ │ rsbseq pc, ip, #179306496 @ 0xab00000 │ │ │ │ ldmdavc r1, {r1, r4, fp, sp, lr} │ │ │ │ tstle r4, r1, lsr #18 │ │ │ │ - bcs 9092dc <__read_chk@plt+0x8a3f08> │ │ │ │ + bcs 90926c <__read_chk@plt+0x8a3e98> │ │ │ │ andcs fp, r1, #4, 30 │ │ │ │ @ instruction: 0xf6ab601a │ │ │ │ ldmdavs r8, {r3, r6, r8, r9, lr} │ │ │ │ stc2l 0, cr15, [sl, #716] @ 0x2cc │ │ │ │ cmnvs r0, #15360 @ 0x3c00 │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ cmplt r3, r3, ror #22 │ │ │ │ andvs pc, r5, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavc r1, {r1, r4, fp, sp, lr} │ │ │ │ tstle r4, r1, lsr #18 │ │ │ │ - bcs 909308 <__read_chk@plt+0x8a3f34> │ │ │ │ + bcs 909298 <__read_chk@plt+0x8a3ec4> │ │ │ │ andcs fp, r1, #4, 30 │ │ │ │ @ instruction: 0xf6ab601a │ │ │ │ ldmdavs r8, {r3, r8, r9, ip, lr} │ │ │ │ strbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf893447b │ │ │ │ @ instruction: 0xf003304c │ │ │ │ strtvs r0, [r3], r1, lsl #6 │ │ │ │ @ instruction: 0xf0b9b140 │ │ │ │ - blls 4ea350 <__read_chk@plt+0x484f7c> │ │ │ │ + blls 4ea2e0 <__read_chk@plt+0x484f0c> │ │ │ │ ldmdavs fp, {r5, r6, r7, r8, sl, sp, lr} │ │ │ │ tstlt r8, ip, lsl r8 │ │ │ │ strvs r2, [r3, #769]! @ 0x301 │ │ │ │ movwpl pc, #18091 @ 0x46ab @ │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ mcrr2 0, 11, pc, lr, cr9 @ │ │ │ │ strbtvs r9, [r0], -pc, lsl #22 │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ movwcs fp, #4360 @ 0x1108 │ │ │ │ @ instruction: 0xf6ab6623 │ │ │ │ ldmdavs r8, {r2, r3, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf0b9b140 │ │ │ │ - blls 4ea31c <__read_chk@plt+0x484f48> │ │ │ │ + blls 4ea2ac <__read_chk@plt+0x484ed8> │ │ │ │ ldmdavs fp, {r5, r6, r8, sl, sp, lr} │ │ │ │ tstlt r8, ip, lsl r8 │ │ │ │ strvs r2, [r3, #-769]! @ 0xfffffcff │ │ │ │ ldrmi pc, [r4, #-1707]! @ 0xfffff955 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ stmdavs fp!, {r0, r1, r5, r7, r8, r9, sl, sp, lr} │ │ │ │ suble r2, r5, r0, lsl #22 │ │ │ │ @@ -137113,15 +137085,15 @@ │ │ │ │ ldrmi pc, [r4, #-1707]! @ 0xfffff955 │ │ │ │ and r4, r3, lr, ror r4 │ │ │ │ strcc r6, [r4], #-2091 @ 0xfffff7d5 │ │ │ │ @ instruction: 0xb1a85918 │ │ │ │ stc2l 0, cr15, [sl, #968] @ 0x3c8 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrtmi r2, [r1], -r5, lsl #4 │ │ │ │ - stc 7, cr15, [r6], #-484 @ 0xfffffe1c │ │ │ │ + mrrc 7, 7, pc, lr, cr9 @ │ │ │ │ strmi r6, [r3], -sl, lsr #16 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ strcc r5, [r4], #-2322 @ 0xfffff6ee │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf812f0d7 │ │ │ │ ldmdbpl r8, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @@ -137137,110 +137109,110 @@ │ │ │ │ @ instruction: 0x66da681b │ │ │ │ bicmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ cmplt r8, r8, lsl r8 │ │ │ │ teqlt fp, r3, lsl #16 │ │ │ │ andcs r9, sl, #15360 @ 0x3c00 │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ @ instruction: 0xf778681c │ │ │ │ - @ instruction: 0x67a0ee9e │ │ │ │ + sbfxvs lr, r6, #29, #1 │ │ │ │ ldrbtmi pc, [r8], fp, lsr #13 @ │ │ │ │ - blcs 105394 <__read_chk@plt+0x9ffc0> │ │ │ │ + blcs 105324 <__read_chk@plt+0x9ff50> │ │ │ │ ldrbhi pc, [r5, -r1] @ │ │ │ │ - blcs 10933c <__read_chk@plt+0xa3f68> │ │ │ │ + blcs 1092cc <__read_chk@plt+0xa3ef8> │ │ │ │ ldrbhi pc, [r1, -r1] @ │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xff00f0f2 │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1484 @ 0xfffffa34 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ strmi pc, [r5], -sp, asr #21 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrbtmi pc, [ip], fp, lsr #13 @ │ │ │ │ - blcs 1053c8 <__read_chk@plt+0x9fff4> │ │ │ │ + blcs 105358 <__read_chk@plt+0x9ff84> │ │ │ │ strbhi pc, [r7, -r1] @ │ │ │ │ - blcs 109370 <__read_chk@plt+0xa3f9c> │ │ │ │ + blcs 109300 <__read_chk@plt+0xa3f2c> │ │ │ │ strbhi pc, [r3, -r1] @ │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mcr2 0, 7, pc, cr6, cr2, {7} @ │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1490 @ 0xfffffa2e │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @ instruction: 0x4605fab3 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbvs pc, [pc], -fp, lsr #11 @ │ │ │ │ - blcs 1053fc <__read_chk@plt+0xa0028> │ │ │ │ + blcs 10538c <__read_chk@plt+0x9ffb8> │ │ │ │ ldrhi pc, [r9, -r1]! │ │ │ │ - blcs 1093a4 <__read_chk@plt+0xa3fd0> │ │ │ │ + blcs 109334 <__read_chk@plt+0xa3f60> │ │ │ │ ldrhi pc, [r5, -r1]! │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mcr2 0, 6, pc, cr12, cr2, {7} @ │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1472 @ 0xfffffa40 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @ instruction: 0x4605fa99 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldrbtmi pc, [r4], fp, lsr #13 @ │ │ │ │ - blcs 105430 <__read_chk@plt+0xa005c> │ │ │ │ + blcs 1053c0 <__read_chk@plt+0x9ffec> │ │ │ │ strhi pc, [fp, -r1]! │ │ │ │ - blcs 1093d8 <__read_chk@plt+0xa4004> │ │ │ │ + blcs 109368 <__read_chk@plt+0xa3f94> │ │ │ │ strhi pc, [r7, -r1]! │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mrc2 0, 5, pc, cr2, cr2, {7} │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1422 @ 0xfffffa72 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @ instruction: 0x4605fa7f │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbtmi pc, [ip], fp, lsr #13 @ │ │ │ │ - blcs 105464 <__read_chk@plt+0xa0090> │ │ │ │ + blcs 1053f4 <__read_chk@plt+0xa0020> │ │ │ │ ldrhi pc, [sp, -r1] │ │ │ │ - blcs 10940c <__read_chk@plt+0xa4038> │ │ │ │ + blcs 10939c <__read_chk@plt+0xa3fc8> │ │ │ │ ldrhi pc, [r9, -r1] │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mrc2 0, 4, pc, cr8, cr2, {7} │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1404 @ 0xfffffa84 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ strmi pc, [r5], -r5, ror #20 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbtmi pc, [r8], fp, lsr #13 @ │ │ │ │ - blcs 105498 <__read_chk@plt+0xa00c4> │ │ │ │ + blcs 105428 <__read_chk@plt+0xa0054> │ │ │ │ strhi pc, [pc, -r1] │ │ │ │ - blcs 109440 <__read_chk@plt+0xa406c> │ │ │ │ + blcs 1093d0 <__read_chk@plt+0xa3ffc> │ │ │ │ strhi pc, [fp, -r1] │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mrc2 0, 3, pc, cr14, cr2, {7} │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1362 @ 0xfffffaae │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ strmi pc, [r5], -fp, asr #20 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbtmi pc, [r4], fp, lsr #13 @ │ │ │ │ - blcs 1054cc <__read_chk@plt+0xa00f8> │ │ │ │ + blcs 10545c <__read_chk@plt+0xa0088> │ │ │ │ strhi pc, [r1, -r1] │ │ │ │ - blcs 109474 <__read_chk@plt+0xa40a0> │ │ │ │ + blcs 109404 <__read_chk@plt+0xa4030> │ │ │ │ ldrbthi pc, [sp], r1 @ │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mcr2 0, 3, pc, cr4, cr2, {7} @ │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1376 @ 0xfffffaa0 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @ instruction: 0x4605fa31 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbvs pc, [lr], -fp, lsr #11 @ │ │ │ │ - blcs 105500 <__read_chk@plt+0xa012c> │ │ │ │ + blcs 105490 <__read_chk@plt+0xa00bc> │ │ │ │ ldrbthi pc, [r3], r1 @ │ │ │ │ - blcs 1094a8 <__read_chk@plt+0xa40d4> │ │ │ │ + blcs 109438 <__read_chk@plt+0xa4064> │ │ │ │ strbthi pc, [pc], r1 @ │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ mcr2 0, 2, pc, cr10, cr2, {7} @ │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-1358 @ 0xfffffab2 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @@ -137248,18 +137220,18 @@ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ movtvs pc, #46507 @ 0xb5ab @ │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ strbthi pc, [r5], r1 @ │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf1a3021c │ │ │ │ @ instruction: 0xf0d50120 │ │ │ │ - blls 4eacd0 <__read_chk@plt+0x4858fc> │ │ │ │ + blls 4eac60 <__read_chk@plt+0x48588c> │ │ │ │ andsmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - bcc 1055f4 <__read_chk@plt+0xa0220> │ │ │ │ + bcc 105584 <__read_chk@plt+0xa01b0> │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xf5ab66da │ │ │ │ ldmdavs r2, {r1, r6, r9, sp, lr} │ │ │ │ @ instruction: 0xf893669a │ │ │ │ @ instruction: 0xf0422064 │ │ │ │ @ instruction: 0xf8830201 │ │ │ │ @ instruction: 0xf6ab2064 │ │ │ │ @@ -137278,46 +137250,46 @@ │ │ │ │ ssatmi r4, #9, r2, asr #24 │ │ │ │ @ instruction: 0xf8dd9d78 │ │ │ │ ldrbtmi sl, [ip], #-60 @ 0xffffffc4 │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ stccs 15, cr9, [r0, #-48] @ 0xffffffd0 │ │ │ │ eorhi pc, r5, #0 │ │ │ │ @ instruction: 0xf0fe2010 │ │ │ │ - rscvs pc, r8, fp, lsl sp @ │ │ │ │ + rscvs pc, r8, r3, asr #25 │ │ │ │ movwcs r4, #1541 @ 0x605 │ │ │ │ rsbvs r6, fp, fp, lsr #32 │ │ │ │ adcvs r4, fp, r0, asr #12 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r6, r7, sp, lr}^ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ svclt 0x00082800 │ │ │ │ @ instruction: 0xf1174620 │ │ │ │ - ldmdavs r3!, {r0, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 1035b8 <__read_chk@plt+0x9e1e4> │ │ │ │ + ldmdavs r3!, {r0, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + blcs 103548 <__read_chk@plt+0x9e174> │ │ │ │ ldrthi pc, [r3], r4 @ │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, fp, sp, lr} │ │ │ │ andshi pc, r5, #64 @ 0x40 │ │ │ │ ldmdavs r8, {r2, r4, r8, r9, ip, sp} │ │ │ │ andsvs r2, r9, r0, lsl #2 │ │ │ │ stc2 0, cr15, [r4], {179} @ 0xb3 │ │ │ │ cmplt r8, r8, rrx │ │ │ │ cmplt fp, r3, lsr r8 │ │ │ │ teqlt fp, fp, lsl r8 │ │ │ │ stmdbcs r1!, {r0, r3, r4, fp, ip, sp, lr} │ │ │ │ ldmdavc fp, {r2, r8, ip, lr, pc}^ │ │ │ │ svclt 0x00042b20 │ │ │ │ andvs r2, r3, r1, lsl #6 │ │ │ │ - blx fe12781e <__read_chk@plt+0xfe0c244a> │ │ │ │ + blx fe1277ae <__read_chk@plt+0xfe0c23da> │ │ │ │ movwmi pc, #18091 @ 0x46ab @ │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ mvnhi pc, r0 │ │ │ │ - blcs 10956c <__read_chk@plt+0xa4198> │ │ │ │ + blcs 1094fc <__read_chk@plt+0xa4128> │ │ │ │ bicshi pc, lr, r0, asr #32 │ │ │ │ @ instruction: 0xf1a92301 │ │ │ │ adcvs r0, fp, r4 │ │ │ │ - blx 1a2796a <__read_chk@plt+0x19c2596> │ │ │ │ + blx 4278fa <__read_chk@plt+0x3c2526> │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {5} │ │ │ │ @ instruction: 0xf8ddd1ba │ │ │ │ @ instruction: 0xf6ab8024 │ │ │ │ ldmdavs r3!, {r2, r4, r9, sl, ip, lr} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavc fp, {r7, r9, sl, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ @@ -137325,54 +137297,54 @@ │ │ │ │ stmdavs r9!, {r0, r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f26830 │ │ │ │ stmdacs r0, {r0, r1, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ bicshi pc, fp, #4 │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ @ instruction: 0xf91af05e │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ - blls 4dfd74 <__read_chk@plt+0x47a9a0> │ │ │ │ + blls 4dfd04 <__read_chk@plt+0x47a930> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ movtmi pc, #50859 @ 0xc6ab @ │ │ │ │ @ instruction: 0xf0b36818 │ │ │ │ - blls 8aa4b4 <__read_chk@plt+0x8450e0> │ │ │ │ + blls 8aa444 <__read_chk@plt+0x845070> │ │ │ │ ldmdavs fp, {r5, r6, sl, sp, lr} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavc fp, {r0, r1, r2, r4, r5, r6, r9, sl, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ mrcls 6, 0, r8, cr14, cr3, {3} │ │ │ │ eor r2, sp, r0, lsl #8 │ │ │ │ - eorseq r3, r3, r6, lsr #25 │ │ │ │ + eorseq r3, r3, r6, lsl sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r7, r7, r6, lsr #4 │ │ │ │ - @ instruction: 0x001771f4 │ │ │ │ - andseq r7, r7, r0, asr #3 │ │ │ │ - andseq r7, r7, ip, lsl #3 │ │ │ │ - andseq r7, r7, r6, lsr #2 │ │ │ │ + andseq r7, r7, sl, lsr r1 │ │ │ │ + andseq r7, r7, r8, lsl #2 │ │ │ │ + ldrsbeq r7, [r7], -r4 │ │ │ │ + andseq r7, r7, r0, lsr #1 │ │ │ │ + andseq r7, r7, sl, lsr r0 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x001779d4 │ │ │ │ - andseq r0, r7, sl, lsr #1 │ │ │ │ - andseq r7, r7, r0, ror r9 │ │ │ │ - andseq r7, r7, r4, lsl r9 │ │ │ │ + andseq r7, r7, r8, ror #17 │ │ │ │ + @ instruction: 0x0016ffbe │ │ │ │ + andseq r7, r7, r4, lsl #17 │ │ │ │ + andseq r7, r7, r8, lsr #16 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - eorseq r2, r9, r8, lsl r9 │ │ │ │ - andseq r7, r7, ip, lsl #9 │ │ │ │ - eoreq r0, ip, lr, ror #8 │ │ │ │ - eoreq r0, ip, r2, ror #8 │ │ │ │ + eorseq r2, r9, r8, lsl #19 │ │ │ │ + andseq r7, r7, r0, lsr #7 │ │ │ │ + eoreq r0, ip, r2, ror r3 │ │ │ │ + eoreq r0, ip, r6, ror #6 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ ldc2l 0, cr15, [sl, #-968] @ 0xfffffc38 │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-942 @ 0xfffffc52 │ │ │ │ @ instruction: 0xf05e4620 │ │ │ │ @ instruction: 0x4605f8df │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stcvs 8, cr6, [r3], #112 @ 0x70 │ │ │ │ - bcs 19299c8 <__read_chk@plt+0x18c45f4> │ │ │ │ + bcs 1929958 <__read_chk@plt+0x18c4584> │ │ │ │ @ instruction: 0xf892447a │ │ │ │ ldrbeq r2, [r6, ip, lsr #32] │ │ │ │ @ instruction: 0xf043bf44 │ │ │ │ strtvs r0, [r3], #784 @ 0x310 │ │ │ │ svclt 0x00440795 │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ ldrbeq r6, [r0, -r3, lsr #9] │ │ │ │ @@ -137385,15 +137357,15 @@ │ │ │ │ strtvs r7, [r3], #896 @ 0x380 │ │ │ │ svclt 0x0004071e │ │ │ │ teqpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @ instruction: 0xf6ab64a3 │ │ │ │ @ instruction: 0xf6ab4344 │ │ │ │ @ instruction: 0xf6ab5618 │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, r7, r8, sl, lr} │ │ │ │ - blx 142796e <__read_chk@plt+0x13c259a> │ │ │ │ + blx 14278fe <__read_chk@plt+0x13c252a> │ │ │ │ movtvs pc, #13739 @ 0x35ab @ │ │ │ │ @ instruction: 0xf6ab64e0 │ │ │ │ ldmdavs r7!, {r2, r4, r5, r7, sl, lr} │ │ │ │ adcsmi pc, r8, fp, lsr #13 │ │ │ │ ldrdgt pc, [r0], -r3 │ │ │ │ @ instruction: 0x41acf6ab │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @@ -137415,40 +137387,40 @@ │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ ldrbtmi r4, [lr], #-1149 @ 0xfffffb83 │ │ │ │ @ instruction: 0x4618e012 │ │ │ │ andcs r4, r8, #51380224 @ 0x3100000 │ │ │ │ stc2 0, cr15, [sl, #968]! @ 0x3c8 │ │ │ │ movtvs pc, #13739 @ 0x35ab @ │ │ │ │ stmdblt r8!, {r0, r3, r4, fp, sp, lr} │ │ │ │ - bvc 781b44 <__read_chk@plt+0x71c770> │ │ │ │ + bvc 781ad4 <__read_chk@plt+0x71c700> │ │ │ │ svclt 0x00182a00 │ │ │ │ andsle r2, r2, sl, lsr sl │ │ │ │ adcseq r3, ip, r1, lsl #14 │ │ │ │ teqlt r8, #8, 18 @ 0x20000 │ │ │ │ andcs r4, r4, #42991616 @ 0x2900000 │ │ │ │ ldc2 0, cr15, [r8, #968] @ 0x3c8 │ │ │ │ movtvs pc, #13739 @ 0x35ab @ │ │ │ │ stmdbpl fp, {r0, r3, r4, fp, sp, lr} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ - bcs 109ba8 <__read_chk@plt+0xa47d4> │ │ │ │ - bcs f9b3a4 <__read_chk@plt+0xf35fd0> │ │ │ │ + bcs 109b38 <__read_chk@plt+0xa4764> │ │ │ │ + bcs f9b334 <__read_chk@plt+0xf35f60> │ │ │ │ @ instruction: 0xf6abd1dd │ │ │ │ adcseq r4, ip, r4, lsl #4 │ │ │ │ stmdbne sl, {r0, r1, r4, sp, lr} │ │ │ │ eorcc pc, r7, r1, asr r8 @ │ │ │ │ @ instruction: 0xb12b4611 │ │ │ │ svccc 0x0004f851 │ │ │ │ - blcc 229868 <__read_chk@plt+0x1c4494> │ │ │ │ + blcc 2297f8 <__read_chk@plt+0x1c4424> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ andeq pc, r4, r9, lsr #3 │ │ │ │ - blx 1aa7b64 <__read_chk@plt+0x1a42790> │ │ │ │ + blx 4a7af4 <__read_chk@plt+0x442720> │ │ │ │ movtvs pc, #13739 @ 0x35ab @ │ │ │ │ stmdbpl r8, {r0, r3, r4, fp, sp, lr} │ │ │ │ bicsle r2, r7, r0, lsl #16 │ │ │ │ - blcs 1057a8 <__read_chk@plt+0xa03d4> │ │ │ │ + blcs 105738 <__read_chk@plt+0xa0364> │ │ │ │ ldrhi pc, [lr], #-4 │ │ │ │ andcs r9, r0, pc, lsl #22 │ │ │ │ @ instruction: 0xf5ab681a │ │ │ │ andsvs r6, r8, r3, asr #6 │ │ │ │ sbcsvs r6, r9, r3, asr r8 │ │ │ │ strtmi pc, [ip], #-1707 @ 0xfffff955 │ │ │ │ cmplt fp, r3, lsr #16 │ │ │ │ @@ -137479,61 +137451,61 @@ │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ @ instruction: 0xf80cf05e │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf6abd1f1 │ │ │ │ ldmdavs r9, {r2, r6, r7, r8, r9, lr} │ │ │ │ stmdavc fp, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 68d5a8 <__read_chk@plt+0x6281d4> │ │ │ │ + blls 68d538 <__read_chk@plt+0x628164> │ │ │ │ tstlt r9, r9, lsl r8 │ │ │ │ - blcs 10984c <__read_chk@plt+0xa4478> │ │ │ │ + blcs 1097dc <__read_chk@plt+0xa4408> │ │ │ │ strbhi pc, [r8, -r3, asr #32]! @ │ │ │ │ orrsmi pc, r4, #179306496 @ 0xab00000 │ │ │ │ cmplt r8, r8, lsl r8 │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - bl ff9a9614 <__read_chk@plt+0xff944240> │ │ │ │ + ldc 7, cr15, [sl], {120} @ 0x78 │ │ │ │ msreq SPSR_s, #0, 2 │ │ │ │ svclt 0x009f2bc8 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrvs r6, [r8], #-2139 @ 0xfffff7a5 │ │ │ │ orrmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xb1286818 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0b1685c │ │ │ │ strbtvs pc, [r0], #-4067 @ 0xfffff01d @ │ │ │ │ strtmi pc, [r8], fp, lsr #13 │ │ │ │ - blcs 10592c <__read_chk@plt+0xa0558> │ │ │ │ + blcs 1058bc <__read_chk@plt+0xa04e8> │ │ │ │ ldrhi pc, [r7, #-1]! │ │ │ │ - blcs 1098d4 <__read_chk@plt+0xa4500> │ │ │ │ + blcs 109864 <__read_chk@plt+0xa4490> │ │ │ │ ldrhi pc, [r3, #-1]! │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ ldc2 0, cr15, [r4], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-627 @ 0xfffffd8d │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ @ instruction: 0x4605ffd7 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strtmi pc, [r4], fp, lsr #13 │ │ │ │ - blcs 105960 <__read_chk@plt+0xa058c> │ │ │ │ + blcs 1058f0 <__read_chk@plt+0xa051c> │ │ │ │ strhi pc, [sl, #-1]! │ │ │ │ - blcs 109908 <__read_chk@plt+0xa4534> │ │ │ │ + blcs 109898 <__read_chk@plt+0xa44c4> │ │ │ │ strhi pc, [r6, #-1]! │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ ldc2 0, cr15, [sl], {242} @ 0xf2 │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-608 @ 0xfffffda0 │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ strmi pc, [r5], -fp, asr #31 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbvs pc, [sl], -fp, lsr #11 @ │ │ │ │ - blcs 105994 <__read_chk@plt+0xa05c0> │ │ │ │ + blcs 105924 <__read_chk@plt+0xa0550> │ │ │ │ svcge 0x0000f43e │ │ │ │ - blcs 10993c <__read_chk@plt+0xa4568> │ │ │ │ + blcs 1098cc <__read_chk@plt+0xa44f8> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr12, cr14, {1} │ │ │ │ and r2, r7, r0, lsl #8 │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ stc2 0, cr15, [r0], {242} @ 0xf2 │ │ │ │ @ instruction: 0xf0042800 │ │ │ │ strcc r8, [r1], #-589 @ 0xfffffdb3 │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ @@ -137541,127 +137513,127 @@ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ mrclt 7, 7, APSR_nzcv, cr3, cr14, {7} │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ @ instruction: 0xff1af05d │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ ldclge 4, cr15, [sp, #252] @ 0xfc │ │ │ │ ldmdavs r0!, {r0, r3, r5, fp, sp, lr} │ │ │ │ - blx ffb27cda <__read_chk@plt+0xffac2906> │ │ │ │ + blx ffb27c6a <__read_chk@plt+0xffac2896> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stmiavs sl!, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ ldrb r6, [r0, #1882] @ 0x75a │ │ │ │ andeq pc, r4, r9, lsr #3 │ │ │ │ - @ instruction: 0xf988f0fe │ │ │ │ + @ instruction: 0xf930f0fe │ │ │ │ mcrcs 8, 0, r6, cr0, cr6, {5} │ │ │ │ mcrge 4, 1, pc, cr3, cr15, {1} @ │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xf8daaddb │ │ │ │ andscs r3, r0, r0 │ │ │ │ @ instruction: 0xf0fe681d │ │ │ │ - @ instruction: 0xf8dafaf3 │ │ │ │ + @ instruction: 0xf8dafa9b │ │ │ │ mvnvs r3, #0 │ │ │ │ - blvs ff8459b8 <__read_chk@plt+0xff7e05e4> │ │ │ │ + blvs ff845948 <__read_chk@plt+0xff7e0574> │ │ │ │ tstcc ip, #884998144 @ 0x34c00000 │ │ │ │ strcc lr, [r8, -r9, ror #11] │ │ │ │ ldmiblt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1039b2b │ │ │ │ @ instruction: 0xf7fd0524 │ │ │ │ stcls 12, cr11, [r9], {90} @ 0x5a │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf7a24620 │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5bd1f4 <__read_chk@plt+0xfe557e20> │ │ │ │ + bvs fe5bd184 <__read_chk@plt+0xfe557db0> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a26293 │ │ │ │ stmdavs sl!, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrsbhi pc, [r8, #141]! @ 0x8d @ │ │ │ │ @ instruction: 0x46406a93 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f56293 │ │ │ │ - blls 8ea708 <__read_chk@plt+0x885334> │ │ │ │ + blls 8ea698 <__read_chk@plt+0x8852c4> │ │ │ │ @ instruction: 0xf8d34607 │ │ │ │ ldmdavs r8, {r7, r9, ip, sp}^ │ │ │ │ addmi r1, r3, #64256 @ 0xfb00 │ │ │ │ strthi pc, [pc], -r3, lsl #5 │ │ │ │ teqcs sp, r0, asr #23 │ │ │ │ strtmi r1, [r0], -r4, asr #32 │ │ │ │ @ instruction: 0xf96af0e0 │ │ │ │ @ instruction: 0x46069b1f │ │ │ │ @ instruction: 0xf8d3213d │ │ │ │ ldmdavs r8, {r7, r9, ip, sp}^ │ │ │ │ - blne f28c0 <__read_chk@plt+0x8d4ec> │ │ │ │ + blne f2850 <__read_chk@plt+0x8d47c> │ │ │ │ @ instruction: 0xf960f0e0 │ │ │ │ usatcc pc, #20, pc, asr #17 @ │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ @ instruction: 0xf85a41a0 │ │ │ │ @ instruction: 0xf8df4003 │ │ │ │ andls r3, r3, ip, ror #13 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ stmdavs r1, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77933ff │ │ │ │ - @ instruction: 0x4620ea76 │ │ │ │ + strtmi lr, [r0], -lr, lsr #21 │ │ │ │ @ instruction: 0xf117682c │ │ │ │ - rsbvs pc, r0, r9, ror #24 │ │ │ │ + rsbvs pc, r0, r1, lsl ip @ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ strbmi r2, [r8], -r0, lsl #12 │ │ │ │ - blx fee2988c <__read_chk@plt+0xfedc44b8> │ │ │ │ + blx fee2981c <__read_chk@plt+0xfedc4448> │ │ │ │ strbmi r6, [r8], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx fec2989c <__read_chk@plt+0xfebc44c8> │ │ │ │ + blx fec2982c <__read_chk@plt+0xfebc4458> │ │ │ │ orrvs pc, r6, #717225984 @ 0x2ac00000 │ │ │ │ vldrls s18, [r1, #-128] @ 0xffffff80 │ │ │ │ stmdavs r3!, {r0, r3, r4, fp, sp, lr} │ │ │ │ svcls 0x000a4628 │ │ │ │ @ instruction: 0xf8df611a │ │ │ │ @ instruction: 0x61df269c │ │ │ │ ldrbtmi r6, [sl], #-542 @ 0xfffffde2 │ │ │ │ vand d22, d17, d14 │ │ │ │ stmib sp, {r0, r8, r9}^ │ │ │ │ ldrmi r2, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7792201 │ │ │ │ - strtmi lr, [r8], -sl, asr #20 │ │ │ │ + strtmi lr, [r8], -r2, lsl #21 │ │ │ │ svcvs 0x00f4f88b │ │ │ │ @ instruction: 0xf1176825 │ │ │ │ - @ instruction: 0xf8d4fc3b │ │ │ │ + @ instruction: 0xf8d4fbe3 │ │ │ │ eorvs r8, r8, r0 │ │ │ │ @ instruction: 0xf8d84648 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ @ instruction: 0xf7a23028 │ │ │ │ stmdavs r5!, {r0, r1, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x0654f8df │ │ │ │ - bvs febd16a0 <__read_chk@plt+0xfeb6c2cc> │ │ │ │ + bvs febd1630 <__read_chk@plt+0xfeb6c25c> │ │ │ │ stmib r5, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ strcs r7, [ip, -r7, lsl #12] │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r8, fp, #-1073741797 @ 0xc000001b │ │ │ │ @ instruction: 0x61ae612e │ │ │ │ eorhi pc, ip, r5, asr #17 │ │ │ │ - ldc2 1, cr15, [r8], {23} │ │ │ │ + blx ff127e82 <__read_chk@plt+0xff0c2aae> │ │ │ │ strbmi r6, [r8], -r8, rrx │ │ │ │ - blx 1b29924 <__read_chk@plt+0x1ac4550> │ │ │ │ - blls 445b30 <__read_chk@plt+0x3e075c> │ │ │ │ + blx 1b298b4 <__read_chk@plt+0x1ac44e0> │ │ │ │ + blls 445ac0 <__read_chk@plt+0x3e06ec> │ │ │ │ @ instruction: 0x0628f8df │ │ │ │ - bvs fe9c4134 <__read_chk@plt+0xfe95ed60> │ │ │ │ + bvs fe9c40c4 <__read_chk@plt+0xfe95ecf0> │ │ │ │ smchi 29768 @ 0x7448 │ │ │ │ @ instruction: 0xf0439f0a │ │ │ │ @ instruction: 0x61260302 │ │ │ │ strvc lr, [r7], -r4, asr #19 │ │ │ │ eorhi pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf11762a3 │ │ │ │ - rsbvs pc, r0, r1, lsl #24 │ │ │ │ + rsbvs pc, r0, r9, lsr #23 │ │ │ │ and r4, r6, r4, lsr r6 │ │ │ │ strcc r6, [r1], #-2048 @ 0xfffff800 │ │ │ │ - blx ff0a7ea4 <__read_chk@plt+0xff042ad0> │ │ │ │ + blx ff0a7e34 <__read_chk@plt+0xff042a60> │ │ │ │ svclt 0x00b84286 │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ mcr2 0, 5, pc, cr12, cr13, {2} @ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8cd2e64 │ │ │ │ svclt 0x00a88060 │ │ │ │ @@ -137670,51 +137642,51 @@ │ │ │ │ strmi r3, [r5], -r0, ror #11 │ │ │ │ ldrdls pc, [ip], -sp @ │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ tstls r7, #68 @ 0x44 │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf8d9e01e │ │ │ │ - bcs f3b24 <__read_chk@plt+0x8e750> │ │ │ │ - bvs ff59fc18 <__read_chk@plt+0xff53a844> │ │ │ │ + bcs f3ab4 <__read_chk@plt+0x8e6e0> │ │ │ │ + bvs ff59fba8 <__read_chk@plt+0xff53a7d4> │ │ │ │ suble r1, r2, r1, asr ip │ │ │ │ svclt 0x000c4293 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vadd.i8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r6, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2583] @ 0xfffff5e9 │ │ │ │ @ instruction: 0xf0f59600 │ │ │ │ - bls 4aad70 <__read_chk@plt+0x44599c> │ │ │ │ + bls 4aad00 <__read_chk@plt+0x44592c> │ │ │ │ @ instruction: 0x4640683c │ │ │ │ @ instruction: 0xf8822300 │ │ │ │ @ instruction: 0xf1173ff4 │ │ │ │ - strhtvs pc, [r0], #-189 @ 0xffffff43 @ │ │ │ │ + rsbvs pc, r0, r5, ror #22 │ │ │ │ @ instruction: 0xf05d4628 │ │ │ │ @ instruction: 0x4604fe71 │ │ │ │ stmdals r9, {r3, r6, r8, r9, ip, sp, pc} │ │ │ │ - blx 3299e4 <__read_chk@plt+0x2c4610> │ │ │ │ + blx 329974 <__read_chk@plt+0x2c45a0> │ │ │ │ andcs r9, r5, #311296 @ 0x4c000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf778b000 │ │ │ │ - ldmdavs fp!, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - bls 8f3fa0 <__read_chk@plt+0x88ebcc> │ │ │ │ + ldmdavs fp!, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + bls 8f3f30 <__read_chk@plt+0x88eb5c> │ │ │ │ eoreq pc, r4, fp, asr #17 │ │ │ │ - bls 383fe0 <__read_chk@plt+0x31ec0c> │ │ │ │ + bls 383f70 <__read_chk@plt+0x31eb9c> │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ cmphi r9, ip, asr r5 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 4443f0 <__read_chk@plt+0x3df01c> │ │ │ │ - bls 7041f4 <__read_chk@plt+0x69ee20> │ │ │ │ + bls 444380 <__read_chk@plt+0x3defac> │ │ │ │ + bls 704184 <__read_chk@plt+0x69edb0> │ │ │ │ sbcsvs r6, sl, #1073741847 @ 0x40000017 │ │ │ │ @ instruction: 0xf1b968a3 │ │ │ │ @ instruction: 0xd1ba0f00 │ │ │ │ svclt 0x000c2b01 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - blcs 165aa4 <__read_chk@plt+0x1006d0> │ │ │ │ + blcs 165a34 <__read_chk@plt+0x100660> │ │ │ │ @ instruction: 0x232ad1ba │ │ │ │ @ instruction: 0xf8dde7bc │ │ │ │ @ instruction: 0xf8ddb038 │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ @ instruction: 0x46486552 │ │ │ │ @ instruction: 0xf9d8f7a2 │ │ │ │ stmdavs sl!, {r3, r6, r9, sl, lr} │ │ │ │ @@ -137728,47 +137700,47 @@ │ │ │ │ stmib r3, {r4, r5, r9, sl, lr}^ │ │ │ │ orrsvs r7, ip, r7, lsl #8 │ │ │ │ ldrbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7794619 │ │ │ │ - ldrtmi lr, [r0], -lr, ror #18 │ │ │ │ + ldrtmi lr, [r0], -r6, lsr #19 │ │ │ │ svcmi 0x00f4f88b │ │ │ │ @ instruction: 0xf117682e │ │ │ │ - @ instruction: 0xf8d5fb5f │ │ │ │ + @ instruction: 0xf8d5fb07 │ │ │ │ eorsvs r8, r0, r0 │ │ │ │ @ instruction: 0xf8d84648 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ @ instruction: 0xf7a23028 │ │ │ │ stmdavs lr!, {r0, r1, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldrteq pc, [r4], #2271 @ 0x8df @ │ │ │ │ - bvs fedd1858 <__read_chk@plt+0xfed6c484> │ │ │ │ + bvs fedd17e8 <__read_chk@plt+0xfed6c414> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ strcs r7, [ip, -r7, lsl #8] │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r8, r3, #-1073741795 @ 0xc000001d │ │ │ │ @ instruction: 0x61b46134 │ │ │ │ eorhi pc, ip, r6, asr #17 │ │ │ │ - blx 10280aa <__read_chk@plt+0xfc2cd6> │ │ │ │ + blx ffa28038 <__read_chk@plt+0xff9c2c64> │ │ │ │ @ instruction: 0x46486070 │ │ │ │ @ instruction: 0xf7a24626 │ │ │ │ stmdavs sp!, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61ab0488 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ svcls 0x000a816f │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmib r5, {r2, r3, r5, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf8c57407 │ │ │ │ adcvs r8, fp, #44 @ 0x2c │ │ │ │ - blx a280da <__read_chk@plt+0x9c2d06> │ │ │ │ + blx ff428068 <__read_chk@plt+0xff3c2c94> │ │ │ │ and r6, r6, r8, rrx │ │ │ │ strcc r6, [r1], -r0, lsl #16 │ │ │ │ @ instruction: 0xf9e2f0f5 │ │ │ │ svclt 0x00b84284 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ ldc2l 0, cr15, [lr, #372] @ 0x174 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @@ -137780,75 +137752,75 @@ │ │ │ │ strmi r3, [r5], -r0, asr #8 │ │ │ │ ldrdls pc, [ip], -sp @ │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ tstls r7, #68 @ 0x44 │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf8d9e01e │ │ │ │ - bcs f3cdc <__read_chk@plt+0x8e908> │ │ │ │ - blvs 59fdcc <__read_chk@plt+0x53a9f8> │ │ │ │ + bcs f3c6c <__read_chk@plt+0x8e898> │ │ │ │ + blvs 59fd5c <__read_chk@plt+0x53a988> │ │ │ │ suble r1, r1, r0, asr ip │ │ │ │ svclt 0x000c4293 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vtst.8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r4, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2583] @ 0xfffff5e9 │ │ │ │ @ instruction: 0xf0f59400 │ │ │ │ - bls 4aabb8 <__read_chk@plt+0x4457e4> │ │ │ │ + bls 4aab48 <__read_chk@plt+0x445774> │ │ │ │ @ instruction: 0x4640683e │ │ │ │ @ instruction: 0xf8822300 │ │ │ │ @ instruction: 0xf1173ff4 │ │ │ │ - rsbsvs pc, r0, r1, ror #21 │ │ │ │ + rsbsvs pc, r0, r9, lsl #21 │ │ │ │ @ instruction: 0xf05d4628 │ │ │ │ strmi pc, [r6], -r3, lsr #27 │ │ │ │ stmdals r9, {r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf92cf7a2 │ │ │ │ andcs r9, r5, #311296 @ 0x4c000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf778b000 │ │ │ │ - ldmdavs fp!, {r1, r2, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - bls 934158 <__read_chk@plt+0x8ced84> │ │ │ │ + ldmdavs fp!, {r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + bls 9340e8 <__read_chk@plt+0x8ced14> │ │ │ │ eoreq pc, r4, fp, asr #17 │ │ │ │ - bls 384198 <__read_chk@plt+0x31edc4> │ │ │ │ - bmi ffcc449c <__read_chk@plt+0xffc5f0c8> │ │ │ │ + bls 384128 <__read_chk@plt+0x31ed54> │ │ │ │ + bmi ffcc442c <__read_chk@plt+0xffc5f058> │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs sp, r8, lsl sl │ │ │ │ ldmvs r3!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blcs 16043c <__read_chk@plt+0xfb068> │ │ │ │ + blcs 1603cc <__read_chk@plt+0xfaff8> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r1, r0, lsr #6] │ │ │ │ @ instruction: 0xd1bb2b01 │ │ │ │ ldr r2, [sp, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf7a24648 │ │ │ │ @ instruction: 0x4648f8fd │ │ │ │ - bvs fe5c5e00 <__read_chk@plt+0xfe560a2c> │ │ │ │ + bvs fe5c5d90 <__read_chk@plt+0xfe5609bc> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a26293 │ │ │ │ @ instruction: 0xf5abf8f5 │ │ │ │ svcls 0x000a7376 │ │ │ │ ldmdavs sl, {r0, r4, r5, r8, fp, ip, pc} │ │ │ │ ldcls 8, cr6, [r1, #-140] @ 0xffffff74 │ │ │ │ @ instruction: 0x46286119 │ │ │ │ strvc lr, [r7], -r3, asr #19 │ │ │ │ - blmi ff684414 <__read_chk@plt+0xff61f040> │ │ │ │ + blmi ff6843a4 <__read_chk@plt+0xff61efd0> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7794619 │ │ │ │ - @ instruction: 0x4628e894 │ │ │ │ + strtmi lr, [r8], -ip, asr #17 │ │ │ │ svcvs 0x00f4f88b │ │ │ │ @ instruction: 0xf1176825 │ │ │ │ - @ instruction: 0xf8d4fa85 │ │ │ │ + @ instruction: 0xf8d4fa2d │ │ │ │ eorvs r8, r8, r0 │ │ │ │ @ instruction: 0xf8d84648 │ │ │ │ @ instruction: 0xf8c83028 │ │ │ │ vst4.8 {d24-d27}, [r3 :128], ip │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ @ instruction: 0xf8c80302 │ │ │ │ @ instruction: 0xf7a23028 │ │ │ │ @@ -137857,26 +137829,26 @@ │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ strvc lr, [r7], -r5, asr #19 │ │ │ │ @ instruction: 0xf043270c │ │ │ │ cmnhi pc, r2, lsl #6 │ │ │ │ @ instruction: 0x612e62ab │ │ │ │ @ instruction: 0xf8c561ae │ │ │ │ @ instruction: 0xf117802c │ │ │ │ - rsbvs pc, r8, r3, ror #20 │ │ │ │ + rsbvs pc, r8, fp, lsl #20 │ │ │ │ ldrtmi r4, [r5], -r8, asr #12 │ │ │ │ @ instruction: 0xf8b2f7a2 │ │ │ │ - blls 445e9c <__read_chk@plt+0x3e0ac8> │ │ │ │ + blls 445e2c <__read_chk@plt+0x3e0a58> │ │ │ │ @ instruction: 0x61a348bb │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ svcls 0x000a8167 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmib r4, {r1, r2, r5, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf8c47607 │ │ │ │ adcvs r8, r3, #44 @ 0x2c │ │ │ │ - blx 1428288 <__read_chk@plt+0x13c2eb4> │ │ │ │ + @ instruction: 0xf9f4f117 │ │ │ │ and r6, r6, r0, rrx │ │ │ │ strcc r6, [r1, #-2048] @ 0xfffff800 │ │ │ │ @ instruction: 0xf90af0f5 │ │ │ │ svclt 0x00b84286 │ │ │ │ strtmi r4, [r8], -r6, lsl #12 │ │ │ │ ldc2 0, cr15, [r4, #-372] @ 0xfffffe8c │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @@ -137887,83 +137859,83 @@ │ │ │ │ strmi r4, [r4], -sl, lsr #23 │ │ │ │ ldrdhi pc, [ip], -sp @ │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8dd447b │ │ │ │ tstls r7, #68 @ 0x44 │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ @ instruction: 0xf8d8e01e │ │ │ │ - bcs f3e88 <__read_chk@plt+0x8eab4> │ │ │ │ - blvs 159ff78 <__read_chk@plt+0x153aba4> │ │ │ │ + bcs f3e18 <__read_chk@plt+0x8ea44> │ │ │ │ + blvs 159ff08 <__read_chk@plt+0x153ab34> │ │ │ │ suble r1, r1, r1, asr ip │ │ │ │ svclt 0x000c4293 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vadd.i8 d22, d1, d26 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r6, [r8], -r1, lsl #4 │ │ │ │ strcc r9, [r1], #-2583 @ 0xfffff5e9 │ │ │ │ @ instruction: 0xf0f59600 │ │ │ │ - bls 4aaa0c <__read_chk@plt+0x445638> │ │ │ │ + bls 4aa99c <__read_chk@plt+0x4455c8> │ │ │ │ @ instruction: 0x4648683d │ │ │ │ @ instruction: 0xf8822300 │ │ │ │ @ instruction: 0xf1173ff4 │ │ │ │ - rsbvs pc, r8, fp, lsl #20 │ │ │ │ + strhtvs pc, [r8], #-147 @ 0xffffff6d @ │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ @ instruction: 0x4605fcdb │ │ │ │ stmdals r9, {r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf856f7a2 │ │ │ │ andcs r9, r5, #311296 @ 0x4c000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf778b000 │ │ │ │ - ldmdavs fp!, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - bls d34304 <__read_chk@plt+0xccef30> │ │ │ │ + ldmdavs fp!, {r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + bls d34294 <__read_chk@plt+0xcceec0> │ │ │ │ eoreq pc, r4, fp, asr #17 │ │ │ │ - bls 384344 <__read_chk@plt+0x31ef70> │ │ │ │ - bmi fe384648 <__read_chk@plt+0xfe31f274> │ │ │ │ + bls 3842d4 <__read_chk@plt+0x31ef00> │ │ │ │ + bmi fe3845d8 <__read_chk@plt+0xfe31f204> │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs ip, r8, lsl sl │ │ │ │ stmiavs fp!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blcs 1205e8 <__read_chk@plt+0xbb214> │ │ │ │ + blcs 120578 <__read_chk@plt+0xbb1a4> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r1, r0, lsr #6] │ │ │ │ @ instruction: 0xd1bb2b00 │ │ │ │ ldr r2, [sp, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ svclt 0x00e9f7fd │ │ │ │ @ instruction: 0xf85a4a7d │ │ │ │ andsvs r2, sl, #2 │ │ │ │ bicsvs r9, sl, lr, lsl #20 │ │ │ │ sbcsvs r9, sl, #94208 @ 0x17000 │ │ │ │ @ instruction: 0xf8d8487a │ │ │ │ ldrbtmi r2, [r8], #-8 │ │ │ │ orrsvs r4, r8, r9, ror r9 │ │ │ │ - b 4f3674 <__read_chk@plt+0x48e2a0> │ │ │ │ + b 4f3604 <__read_chk@plt+0x48e230> │ │ │ │ svclt 0x00380022 │ │ │ │ ldrbtmi r4, [r9], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf002615f │ │ │ │ - bl 12c760 <__read_chk@plt+0xc738c> │ │ │ │ + bl 12c6f0 <__read_chk@plt+0xc731c> │ │ │ │ andcs r0, ip, r0, ror #3 │ │ │ │ smlsdcc r1, r8, r1, r8 │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ mlacc ip, r1, r8, pc @ │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ tstmi r3, r8, asr #12 │ │ │ │ @ instruction: 0xf0134a6e │ │ │ │ @ instruction: 0xf8580f01 │ │ │ │ stmib sp, {r2, r3, r8, r9, fp, ip, sp}^ │ │ │ │ ldrbtmi r5, [sl], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0x2320bf0c │ │ │ │ strls r2, [r0, #-856] @ 0xfffffca8 │ │ │ │ - blx 1ca834c <__read_chk@plt+0x1c42f78> │ │ │ │ + blx 1ca82dc <__read_chk@plt+0x1c42f08> │ │ │ │ @ instruction: 0xf8d44648 │ │ │ │ @ instruction: 0xf88b9000 │ │ │ │ @ instruction: 0xf1176ff4 │ │ │ │ - svccs 0x0005f99f │ │ │ │ + svccs 0x0005f947 │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ ldrbhi pc, [ip, -r2, asr #32] @ │ │ │ │ vqdmull.s32 , d11, d9 │ │ │ │ strtmi r6, [r8], -r4, asr #19 │ │ │ │ @ instruction: 0xffe8f7a1 │ │ │ │ stmdals r9!, {r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ @@ -137973,125 +137945,125 @@ │ │ │ │ @ instruction: 0xf7a19509 │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbls sp, {r0, r6, r9, fp, ip, pc} │ │ │ │ strne lr, [r7], -r3, asr #19 │ │ │ │ andcs r6, r1, #-2147483642 @ 0x80000006 │ │ │ │ @ instruction: 0xf8d9619e │ │ │ │ ldcls 0, cr3, [r1, #-0] │ │ │ │ - blmi 15d0bd4 <__read_chk@plt+0x156b800> │ │ │ │ + blmi 15d0b64 <__read_chk@plt+0x156b790> │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - svc 0x007af778 │ │ │ │ + svc 0x00b2f778 │ │ │ │ @ instruction: 0xf88b4628 │ │ │ │ ldrls r6, [r1, #-4084] @ 0xfffff00c │ │ │ │ @ instruction: 0xf1176825 │ │ │ │ - stmdavs r2!, {r0, r1, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5c4094 <__read_chk@plt+0xfe55ecc0> │ │ │ │ + stmdavs r2!, {r0, r1, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ + bvs fe5c4024 <__read_chk@plt+0xfe55ec50> │ │ │ │ vst1.64 {d22-d25}, [r3 :64], r2 │ │ │ │ stmdals r9, {r8, r9, ip, sp, lr} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7a16293 │ │ │ │ stmdbmi r6, {r0, r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r0, sl, lsr r6 │ │ │ │ stmdavs r5!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - stcl 7, cr15, [ip, #-480] @ 0xfffffe20 │ │ │ │ - bls 11460a4 <__read_chk@plt+0x10e0cd0> │ │ │ │ + stc 7, cr15, [r4, #480] @ 0x1e0 │ │ │ │ + bls 1146034 <__read_chk@plt+0x10e0c60> │ │ │ │ streq pc, [r7, -r8, lsl #2] │ │ │ │ tstcs r4, r8, ror #4 │ │ │ │ eorslt r6, pc, #-2147483642 @ 0x80000006 │ │ │ │ tsthi r9, pc, lsr sl │ │ │ │ ldmdbls r3, {r0, r1, r2, r3, r4, r6, r8, pc} │ │ │ │ andpl pc, r2, sl, asr r8 @ │ │ │ │ bicsvs r4, sp, sp, lsr sl │ │ │ │ @ instruction: 0xf85a9811 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ vand d22, d17, d9 │ │ │ │ andsls r0, r7, #1073741824 @ 0x40000000 │ │ │ │ - bmi f7ed2c <__read_chk@plt+0xf19958> │ │ │ │ + bmi f7ecbc <__read_chk@plt+0xf198e8> │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ ldrbtmi r8, [sl], #-0 │ │ │ │ strbmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf9fef0f5 │ │ │ │ @ instruction: 0xf88b9811 │ │ │ │ stmdavs r6!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr} │ │ │ │ - @ instruction: 0xf930f117 │ │ │ │ + @ instruction: 0xf8d8f117 │ │ │ │ @ instruction: 0xf44f9b0c │ │ │ │ stmdavs r4!, {r9, ip, sp, lr} │ │ │ │ ldmdavs fp, {r4, r5, sp, lr} │ │ │ │ adcvs r6, r2, #228, 4 @ 0x4000000e │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf8d98733 │ │ │ │ mcrcs 0, 0, r6, cr0, cr4, {0} │ │ │ │ rschi pc, r2, #3 │ │ │ │ - blcs 106154 <__read_chk@plt+0xa0d80> │ │ │ │ + blcs 1060e4 <__read_chk@plt+0xa0d10> │ │ │ │ sbcshi pc, lr, #3 │ │ │ │ cmppvs r2, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ rsbhi pc, r0, sp, asr #17 │ │ │ │ rsbge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8cd2400 │ │ │ │ @ instruction: 0x4698b070 │ │ │ │ ldrdge pc, [r4, -sp] │ │ │ │ @ instruction: 0xf8dd46a9 │ │ │ │ sub fp, r6, ip, asr r0 │ │ │ │ - mlaseq r9, ip, r4, r2 │ │ │ │ - andseq r0, sp, r4, lsr #21 │ │ │ │ - andseq r7, r7, r2 │ │ │ │ - eorseq r2, r9, ip, lsl #6 │ │ │ │ + eorseq r2, r9, ip, lsl #10 │ │ │ │ + @ instruction: 0x001d09b8 │ │ │ │ + andseq r6, r7, r6, lsl pc │ │ │ │ + eorseq r2, r9, ip, ror r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r2, r7, r6, lsl r0 │ │ │ │ - @ instruction: 0x0016e2f6 │ │ │ │ - andseq r6, r7, r4, ror #8 │ │ │ │ - andseq r6, r7, r8, asr #8 │ │ │ │ - andseq r6, r7, sl, lsr fp │ │ │ │ - @ instruction: 0x0016e2dc │ │ │ │ + andseq r1, r7, sl, lsr #30 │ │ │ │ + andseq lr, r6, sl, lsl #4 │ │ │ │ + andseq r6, r7, r8, ror r3 │ │ │ │ + andseq r6, r7, ip, asr r3 │ │ │ │ + andseq r6, r7, lr, asr #20 │ │ │ │ + @ instruction: 0x0016e1f0 │ │ │ │ andeq r1, r0, ip, lsl r0 │ │ │ │ - andseq lr, r6, r8, lsr r1 │ │ │ │ - andseq r6, r7, ip, lsr #5 │ │ │ │ - andseq r6, r7, lr, lsl #5 │ │ │ │ - mulseq r7, sl, r9 │ │ │ │ - andseq lr, r6, r4, lsr #2 │ │ │ │ + andseq lr, r6, ip, asr #32 │ │ │ │ + andseq r6, r7, r0, asr #3 │ │ │ │ + andseq r6, r7, r2, lsr #3 │ │ │ │ + andseq r6, r7, lr, lsr #17 │ │ │ │ + andseq lr, r6, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ - andseq sp, r6, r4, lsl #31 │ │ │ │ - ldrsheq r6, [r7], -sl │ │ │ │ - ldrsbeq r6, [r7], -lr │ │ │ │ - andseq r6, r7, r8, lsl #16 │ │ │ │ - andseq sp, r6, r8, ror pc │ │ │ │ + mulseq r6, r8, lr │ │ │ │ + andseq r6, r7, lr │ │ │ │ + @ instruction: 0x00175ff2 │ │ │ │ + andseq r6, r7, ip, lsl r7 │ │ │ │ + andseq sp, r6, ip, lsl #29 │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r0, r0, ip, asr #27 │ │ │ │ andeq r9, r0, r7, lsl #26 │ │ │ │ - eorseq r1, r9, lr, lsr #23 │ │ │ │ - @ instruction: 0x001668d2 │ │ │ │ - andseq sp, r6, r2, asr sp │ │ │ │ - @ instruction: 0x001762d0 │ │ │ │ + eorseq r1, r9, lr, lsl ip │ │ │ │ + andseq r6, r6, r6, ror #15 │ │ │ │ + andseq sp, r6, r6, ror #24 │ │ │ │ + andseq r6, r7, r4, ror #3 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - ldrdeq sl, [r4], -r8 @ │ │ │ │ - andseq sp, r6, r2, ror #24 │ │ │ │ + eoreq sl, r4, ip, ror #7 │ │ │ │ + andseq sp, r6, r6, ror fp │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ @ instruction: 0xf8d8ff19 │ │ │ │ - blls 5c0140 <__read_chk@plt+0x55ad6c> │ │ │ │ + blls 5c00d0 <__read_chk@plt+0x55acfc> │ │ │ │ @ instruction: 0x46299810 │ │ │ │ strge lr, [r4], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0x61ab3401 │ │ │ │ stmib r5, {r0, r1, r2, r3, r5, r6, r8, pc}^ │ │ │ │ rscvs r9, sp, #7168 @ 0x1c00 │ │ │ │ stc2 7, cr15, [r8], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xf8566068 │ │ │ │ - blcs fbd70 <__read_chk@plt+0x9699c> │ │ │ │ + blcs fbd00 <__read_chk@plt+0x9692c> │ │ │ │ @ instruction: 0xf8ddd1e8 │ │ │ │ ldmib sp, {r5, r6, pc}^ │ │ │ │ @ instruction: 0xf5abab1b │ │ │ │ stmdals r9, {r1, r4, r6, sl, sp, lr} │ │ │ │ cdp2 7, 15, cr15, cr12, cr1, {5} │ │ │ │ stmibne r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdavs r5!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldc 7, cr15, [r4], {120} @ 0x78 │ │ │ │ - bls 1786214 <__read_chk@plt+0x1720e40> │ │ │ │ + stcl 7, cr15, [ip], {120} @ 0x78 │ │ │ │ + bls 17861a4 <__read_chk@plt+0x1720dd0> │ │ │ │ bicsvs pc, r3, fp, lsr #11 │ │ │ │ @ instruction: 0xf04f6268 │ │ │ │ tstvs sl, r4, lsl #10 │ │ │ │ bicsvs r9, sl, sp, lsl sl │ │ │ │ stmdbcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ cmphi pc, sp, lsl r1 @ │ │ │ │ @ instruction: 0xf85a9d13 │ │ │ │ @@ -138103,27 +138075,27 @@ │ │ │ │ stmib sp, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ vrhadd.s8 d24, d1, d0 │ │ │ │ @ instruction: 0xf0f50101 │ │ │ │ @ instruction: 0xf8d4f947 │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ @ instruction: 0x26009611 │ │ │ │ svcvs 0x00f4f88b │ │ │ │ - @ instruction: 0xf876f117 │ │ │ │ + @ instruction: 0xf81ef117 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ @ instruction: 0x46499810 │ │ │ │ eorls pc, ip, r9, asr #17 │ │ │ │ - blx ff8aa06e <__read_chk@plt+0xff844c9a> │ │ │ │ + blx ff8a9ffe <__read_chk@plt+0xff844c2a> │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ @ instruction: 0xf8dffebb │ │ │ │ andcs r1, r5, #16, 18 @ 0x40000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ - mrrc 7, 7, pc, r2, cr8 @ │ │ │ │ + stc 7, cr15, [sl], {120} @ 0x78 │ │ │ │ ldmdbls r3, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ stceq 0, cr15, [r4], {79} @ 0x4f │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ tstvs r9, sl, lsr #12 │ │ │ │ bicsvs r9, r9, sp, lsl r9 │ │ │ │ stmiane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andgt pc, r8, r3, lsr #17 │ │ │ │ @@ -138134,23 +138106,23 @@ │ │ │ │ @ instruction: 0xf8cd4643 │ │ │ │ ldcls 0, cr8, [r1, #-0] │ │ │ │ strtmi r6, [r8], -r9, lsl #16 │ │ │ │ vrhadd.s8 d25, d1, d1 │ │ │ │ @ instruction: 0xf0f50101 │ │ │ │ strtmi pc, [r8], -r5, lsl #18 │ │ │ │ @ instruction: 0xf88b6825 │ │ │ │ - @ instruction: 0xf1176ff4 │ │ │ │ - eorvs pc, r8, r7, lsr r8 @ │ │ │ │ + @ instruction: 0xf1166ff4 │ │ │ │ + ldrdvs pc, [r8], -pc @ │ │ │ │ ldmdals r0, {r0, r2, r5, fp, sp, lr} │ │ │ │ rscvs r4, sp, #42991616 @ 0x2900000 │ │ │ │ - blx fe9aa0e6 <__read_chk@plt+0xfe944d12> │ │ │ │ + blx fe9aa076 <__read_chk@plt+0xfe944ca2> │ │ │ │ rsbvs r6, r8, r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #8, 6 @ 0x20000000 │ │ │ │ - blcs 11300c <__read_chk@plt+0xadc38> │ │ │ │ + blcs 112f9c <__read_chk@plt+0xadbc8> │ │ │ │ strbhi pc, [ip, #-64] @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xf5ab9c09 │ │ │ │ @ instruction: 0x46206552 │ │ │ │ cdp2 7, 7, cr15, cr4, cr1, {5} │ │ │ │ strtmi r6, [r0], -sl, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @@ -138159,71 +138131,71 @@ │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ mrc2 0, 6, pc, cr4, cr4, {7} │ │ │ │ @ instruction: 0x46079b1f │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldclne 8, cr6, [fp], #352 @ 0x160 │ │ │ │ vsubl.s8 q2, d18, d3 │ │ │ │ - blne ff10dcac <__read_chk@plt+0xff0a88d8> │ │ │ │ + blne ff10dc3c <__read_chk@plt+0xff0a8868> │ │ │ │ subne r2, r4, sp, lsr r1 │ │ │ │ @ instruction: 0xf0df4620 │ │ │ │ - blls 8eb648 <__read_chk@plt+0x886274> │ │ │ │ + blls 8eb5d8 <__read_chk@plt+0x886204> │ │ │ │ teqcs sp, r6, lsl #12 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blne ff106430 <__read_chk@plt+0xff0a105c> │ │ │ │ + blne ff1063c0 <__read_chk@plt+0xff0a0fec> │ │ │ │ @ instruction: 0xf0df1b00 │ │ │ │ @ instruction: 0xf8dffcd7 │ │ │ │ andcs r3, r1, #56, 16 @ 0x380000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ stmib sp, {r2, r3, r4, r5, r6, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df6301 │ │ │ │ andls r3, r3, r8, lsr #16 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77833ff │ │ │ │ - strtmi lr, [r0], -ip, ror #27 │ │ │ │ + strtmi lr, [r0], -r4, lsr #28 │ │ │ │ @ instruction: 0xf116682c │ │ │ │ - blls 5ac284 <__read_chk@plt+0x546eb0> │ │ │ │ - blcs 10448c <__read_chk@plt+0x9f0b8> │ │ │ │ + blls 5ac0b4 <__read_chk@plt+0x546ce0> │ │ │ │ + blcs 10441c <__read_chk@plt+0x9f048> │ │ │ │ ldrbhi pc, [fp], -r2, asr #32 @ │ │ │ │ stmdacc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r9, [fp], #-2578 @ 0xfffff5ee │ │ │ │ - blls c84384 <__read_chk@plt+0xc1efb0> │ │ │ │ + blls c84314 <__read_chk@plt+0xc1ef40> │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 118cc08 <__read_chk@plt+0x1127834> │ │ │ │ + blls 118cb98 <__read_chk@plt+0x11277c4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 3cd6b4 <__read_chk@plt+0x3682e0> │ │ │ │ + blls 3cd644 <__read_chk@plt+0x368270> │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ ldmdavs fp, {r1, r3, r5, r6, r7, r9, sl, pc}^ │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ ldcvs 7, cr8, [sl], {33} @ 0x21 │ │ │ │ @ instruction: 0xf0432a00 │ │ │ │ ldcvs 6, cr8, [fp, #536] @ 0x218 │ │ │ │ svclt 0x00183b00 │ │ │ │ @ instruction: 0xf0832301 │ │ │ │ subseq r0, fp, r1, lsl #18 │ │ │ │ - blls fe250f8c <__read_chk@plt+0xfe1ebbb8> │ │ │ │ + blls fe250f1c <__read_chk@plt+0xfe1ebb48> │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ - bls 19b226c <__read_chk@plt+0x194ce98> │ │ │ │ + bls 19b21fc <__read_chk@plt+0x194ce28> │ │ │ │ ldrbtmi r6, [r9], #-26 @ 0xffffffe6 │ │ │ │ @ instruction: 0xf7782205 │ │ │ │ - @ instruction: 0xf116eba4 │ │ │ │ - blls 42c220 <__read_chk@plt+0x3c6e4c> │ │ │ │ + @ instruction: 0xf116ebdc │ │ │ │ + blls 42c050 <__read_chk@plt+0x3c6c7c> │ │ │ │ cmppvc r5, fp, lsr #11 @ p-variant is OBSOLETE │ │ │ │ ldmdavs sl, {r2, r5, r6, sl, fp, ip, pc} │ │ │ │ andvs r7, r8, fp, lsl #18 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ tstlt r2, fp, lsl #2 │ │ │ │ @ instruction: 0xf1039b64 │ │ │ │ stmdals lr, {r3, sl} │ │ │ │ - blx 1228504 <__read_chk@plt+0x11c3130> │ │ │ │ + blx 1228494 <__read_chk@plt+0x11c30c0> │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff96f116 │ │ │ │ + @ instruction: 0xff3ef116 │ │ │ │ andcs r9, r0, #1584 @ 0x630 │ │ │ │ eorvs r4, r0, r1, lsl r6 │ │ │ │ @ instruction: 0xf5ab4630 │ │ │ │ @ instruction: 0xf05d6452 │ │ │ │ stcls 13, cr15, [r9, #-612] @ 0xfffffd9c │ │ │ │ @ instruction: 0xf7a14628 │ │ │ │ stmdavs r2!, {r0, r2, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -138238,18 +138210,18 @@ │ │ │ │ ldrbtmi r6, [sl], #-2083 @ 0xfffff7dd │ │ │ │ tstvs lr, sl, lsl #30 │ │ │ │ bicsvs r2, pc, r0, lsl #12 │ │ │ │ orrsvs r6, lr, lr, lsl r2 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - ldcl 7, cr15, [r0, #-480]! @ 0xfffffe20 │ │ │ │ + stc 7, cr15, [r8, #480]! @ 0x1e0 │ │ │ │ stmdavs r5!, {r6, r9, sl, lr} │ │ │ │ svcvs 0x00f4f88b │ │ │ │ - @ instruction: 0xff62f116 │ │ │ │ + @ instruction: 0xff0af116 │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ stmdals r9, {r3, r5, sp, lr} │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ eorhi pc, ip, r8, asr #17 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ @@ -138259,27 +138231,27 @@ │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ strvc lr, [r7], -r5, asr #19 │ │ │ │ @ instruction: 0xf043270c │ │ │ │ cmnhi pc, r2, lsl #6 │ │ │ │ @ instruction: 0x612e62ab │ │ │ │ @ instruction: 0xf8c561ae │ │ │ │ @ instruction: 0xf116802c │ │ │ │ - rsbvs pc, r8, pc, lsr pc @ │ │ │ │ + rsbvs pc, r8, r7, ror #29 │ │ │ │ ldrtmi r9, [r5], -r9, lsl #16 │ │ │ │ stc2 7, cr15, [lr, #644] @ 0x284 │ │ │ │ - blls 4464e4 <__read_chk@plt+0x3e1110> │ │ │ │ + blls 446474 <__read_chk@plt+0x3e10a0> │ │ │ │ @ instruction: 0x06d0f8df │ │ │ │ - bvs fe9c4ae8 <__read_chk@plt+0xfe95f714> │ │ │ │ + bvs fe9c4a78 <__read_chk@plt+0xfe95f6a4> │ │ │ │ smchi 29768 @ 0x7448 │ │ │ │ @ instruction: 0xf0439f0a │ │ │ │ @ instruction: 0x61260302 │ │ │ │ strvc lr, [r7], -r4, asr #19 │ │ │ │ eorhi pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf11662a3 │ │ │ │ - rsbvs pc, r0, r7, lsr #30 │ │ │ │ + rsbvs pc, r0, pc, asr #29 │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f43501 │ │ │ │ addmi pc, r6, #14656 @ 0x3940 │ │ │ │ @ instruction: 0x4606bfb8 │ │ │ │ @ instruction: 0xf05d4628 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd1f3 │ │ │ │ @@ -138292,117 +138264,117 @@ │ │ │ │ @ instruction: 0xf5ab9044 │ │ │ │ ldrbtmi r6, [fp], #-1874 @ 0xfffff8ae │ │ │ │ eors r9, r5, r8, lsl r3 │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ ldmdbls r7, {r0, r1, r2, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdhi pc, [r0], -r7 │ │ │ │ - b ffd2a2ac <__read_chk@plt+0xffcc4ed8> │ │ │ │ + bl b2a23c <__read_chk@plt+0xac4e68> │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8c89a63 │ │ │ │ strbmi r0, [r8], -r4, lsr #32 │ │ │ │ - bls 384944 <__read_chk@plt+0x31f570> │ │ │ │ + bls 3848d4 <__read_chk@plt+0x31f500> │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ cmphi r9, r4, asr r6 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 444d58 <__read_chk@plt+0x3df984> │ │ │ │ - bls 7c4b5c <__read_chk@plt+0x75f788> │ │ │ │ + bls 444ce8 <__read_chk@plt+0x3df914> │ │ │ │ + bls 7c4aec <__read_chk@plt+0x75f718> │ │ │ │ stmdavs sl!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ strcc r6, [r1], #-348 @ 0xfffffea4 │ │ │ │ stmib sp, {r0, r1, r3, r5, r7, fp, sp, lr}^ │ │ │ │ - bls 484d08 <__read_chk@plt+0x41f934> │ │ │ │ + bls 484c98 <__read_chk@plt+0x41f8c4> │ │ │ │ addsmi r9, r3, #0, 12 │ │ │ │ @ instruction: 0x2320bf14 │ │ │ │ - bls 6f51b8 <__read_chk@plt+0x68fde4> │ │ │ │ + bls 6f5148 <__read_chk@plt+0x68fd74> │ │ │ │ @ instruction: 0xffa0f0f4 │ │ │ │ @ instruction: 0x4648683d │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ @ instruction: 0xf1163ff4 │ │ │ │ - ldrdvs pc, [r8], #-225 @ 0xffffff1f @ │ │ │ │ + rsbvs pc, r8, r9, ror lr @ │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ @ instruction: 0x4605f977 │ │ │ │ bicle r2, r3, r0, lsl #16 │ │ │ │ @ instruction: 0x1604f8df │ │ │ │ @ instruction: 0xf8dd2205 │ │ │ │ ldrbtmi r9, [r9], #-112 @ 0xffffff90 │ │ │ │ - b feeaa320 <__read_chk@plt+0xfee44f4c> │ │ │ │ + b ffcaa2b0 <__read_chk@plt+0xffc44edc> │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ ldmdavs sl, {r2, r5, r6, r7, r8, sl, pc}^ │ │ │ │ ldcvs 1, cr11, [r2, #8] │ │ │ │ @ instruction: 0xf50d9c83 │ │ │ │ ldrcc r5, [r8, #-1530] @ 0xfffffa06 │ │ │ │ strtmi r2, [r0], -r0, lsl #12 │ │ │ │ stmdaeq r8, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xff2af7fa │ │ │ │ ldrbne pc, [r4, #2271] @ 0x8df @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7784479 │ │ │ │ - @ instruction: 0xf8dfea9e │ │ │ │ + @ instruction: 0xf8dfead6 │ │ │ │ @ instruction: 0xf8df35cc │ │ │ │ strtmi r1, [r2], -ip, asr #11 │ │ │ │ @ instruction: 0xf85a2411 │ │ │ │ movwls r3, #57347 @ 0xe003 │ │ │ │ @ instruction: 0xf8cd9b13 │ │ │ │ movwls r9, #8208 @ 0x2010 │ │ │ │ @ instruction: 0xf5ab9403 │ │ │ │ @ instruction: 0xf8dd6452 │ │ │ │ @ instruction: 0xf85a9024 │ │ │ │ - blls 4705a0 <__read_chk@plt+0x40b1cc> │ │ │ │ + blls 470530 <__read_chk@plt+0x40b15c> │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ ldmdals r0, {r0, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf884f7fb │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ stmdavs r2!, {r0, r1, r2, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5bded4 <__read_chk@plt+0xfe558b00> │ │ │ │ + bvs fe5bde64 <__read_chk@plt+0xfe558a90> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a16293 │ │ │ │ @ instruction: 0xf5abfcd7 │ │ │ │ - bls f89210 <__read_chk@plt+0xf23e3c> │ │ │ │ + bls f891a0 <__read_chk@plt+0xf23dcc> │ │ │ │ strls r4, [lr, #-1600] @ 0xfffff9c0 │ │ │ │ stmdavs r3!, {r0, r3, r4, fp, sp, lr} │ │ │ │ - bls 384a38 <__read_chk@plt+0x31f664> │ │ │ │ + bls 3849c8 <__read_chk@plt+0x31f5f4> │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ andsvs r2, lr, #116, 10 @ 0x1d000000 │ │ │ │ ldrbtmi r6, [sl], #-414 @ 0xfffffe62 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - ldcl 7, cr15, [r4], #-480 @ 0xfffffe20 │ │ │ │ + stc 7, cr15, [ip], #480 @ 0x1e0 │ │ │ │ svcvs 0x00f8f885 │ │ │ │ stmdavs r5!, {r6, r9, sl, lr} │ │ │ │ - mcr2 1, 3, pc, cr6, cr6, {0} @ │ │ │ │ + mcr2 1, 0, pc, cr14, cr6, {0} @ │ │ │ │ eorvs r6, r8, r7, lsr #16 │ │ │ │ - bvs fefbdf20 <__read_chk@plt+0xfef58b4c> │ │ │ │ + bvs fefbdeb0 <__read_chk@plt+0xfef58adc> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ stc2 7, cr15, [lr], #644 @ 0x284 │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ - bls 36daf8 <__read_chk@plt+0x308724> │ │ │ │ + bls 36da88 <__read_chk@plt+0x3086b4> │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ strcs lr, [r7], -r5, asr #19 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r9, fp, #4980736 @ 0x4c0000 │ │ │ │ strcs r6, [ip, -pc, ror #5] │ │ │ │ cmnhi pc, lr, lsr #2 │ │ │ │ @ instruction: 0xf11661ae │ │ │ │ - rsbvs pc, r8, r7, asr #28 │ │ │ │ + rsbvs pc, r8, pc, ror #27 │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ stmdavs r4!, {r0, r1, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61a3050c │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ - bls 38cbec <__read_chk@plt+0x327818> │ │ │ │ + bls 38cb7c <__read_chk@plt+0x3277a8> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0x61269f13 │ │ │ │ strcs lr, [r7], -r4, asr #19 │ │ │ │ adcvs r6, r3, #1879048206 @ 0x7000000e │ │ │ │ - mrc2 1, 1, pc, cr0, cr6, {0} │ │ │ │ + ldc2l 1, cr15, [r8, #88] @ 0x58 │ │ │ │ ldrtmi r6, [r4], -r0, rrx │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f43401 │ │ │ │ addmi pc, r6, #60672 @ 0xed00 │ │ │ │ @ instruction: 0x4606bfb8 │ │ │ │ @ instruction: 0xf05d4620 │ │ │ │ stmdacs r0, {r0, r1, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -138414,16 +138386,16 @@ │ │ │ │ @ instruction: 0xf5ab34c4 │ │ │ │ ldrbtmi r6, [fp], #-1874 @ 0xfffff8ae │ │ │ │ eors r9, r8, r8, lsl r3 │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ ldmdbls r7, {r0, r1, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdls pc, [r0], -r7 │ │ │ │ - ldmib ip!, {r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls f867a0 <__read_chk@plt+0xf213cc> │ │ │ │ + b e2a424 <__read_chk@plt+0xdc5050> │ │ │ │ + blls f86730 <__read_chk@plt+0xf2135c> │ │ │ │ strtne pc, [r0], #2271 @ 0x8df │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ tstvs r3, ip │ │ │ │ bicsvs r9, r3, sl, lsl #22 │ │ │ │ movtvs pc, #5547 @ 0x15ab @ │ │ │ │ @ instruction: 0x46408150 │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ @@ -138432,20 +138404,20 @@ │ │ │ │ strcc r6, [r1, #-341] @ 0xfffffeab │ │ │ │ vqsub.s8 q11, , │ │ │ │ stmiavs r2!, {r0, r8} │ │ │ │ addsmi r6, sl, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0x2320bf14 │ │ │ │ stmdavs r2!, {r1, r3, r5, r8, r9, sp} │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 711efc <__read_chk@plt+0x6acb28> │ │ │ │ + bls 711e8c <__read_chk@plt+0x6acab8> │ │ │ │ mcr2 0, 5, pc, cr10, cr4, {7} @ │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - ldc2l 1, cr15, [sl, #88] @ 0x58 │ │ │ │ + stc2 1, cr15, [r2, #88] @ 0x58 │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ @ instruction: 0xf8c6f05d │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf5abd1c0 │ │ │ │ @ instruction: 0xf8dd6552 │ │ │ │ strbmi r9, [r8], -r4, lsr #32 │ │ │ │ stc2 7, cr15, [r0], #-644 @ 0xfffffd7c │ │ │ │ @@ -138459,64 +138431,64 @@ │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ @ instruction: 0xf8df619c │ │ │ │ andls r3, r1, #12, 8 @ 0xc000000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - bl feeaa548 <__read_chk@plt+0xfee45174> │ │ │ │ + bl ffcaa4d8 <__read_chk@plt+0xffc45104> │ │ │ │ strbmi r9, [r0], -lr, lsl #22 │ │ │ │ @ instruction: 0xf883682e │ │ │ │ @ instruction: 0xf1164ff8 │ │ │ │ - stmdavs pc!, {r0, r1, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r0, r1, r2, r3, r6, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0x46486030 │ │ │ │ rscsvs r6, pc, #765952 @ 0xbb000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7a162bb │ │ │ │ stmdavs lr!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbls sl, {r2, r4, r5, r6, r7, fp, lr} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r9, r3, #4980736 @ 0x4c0000 │ │ │ │ @ instruction: 0x270c62f7 │ │ │ │ cmnhi r7, r4, lsr r1 │ │ │ │ @ instruction: 0xf11661b4 │ │ │ │ - rsbsvs pc, r0, r9, lsl #27 │ │ │ │ + rsbsvs pc, r0, r1, lsr sp @ │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ stmdavs sp!, {r0, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmiami sl!, {r0, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - bvs febc4e70 <__read_chk@plt+0xfeb5fa9c> │ │ │ │ + bvs febc4e00 <__read_chk@plt+0xfeb5fa2c> │ │ │ │ smchi 62536 @ 0xf448 │ │ │ │ @ instruction: 0xf043990a │ │ │ │ svcls 0x00130302 │ │ │ │ stmib r5, {r2, r3, r5, r8, sp, lr}^ │ │ │ │ rscvs r1, pc, #117440512 @ 0x7000000 │ │ │ │ @ instruction: 0xf11662ab │ │ │ │ - rsbvs pc, r8, r3, ror sp @ │ │ │ │ + rsbvs pc, r8, fp, lsl sp @ │ │ │ │ and r4, r6, r5, lsr #12 │ │ │ │ strcc r6, [r1, #-2048] @ 0xfffff800 │ │ │ │ ldc2 0, cr15, [r0], #-976 @ 0xfffffc30 │ │ │ │ svclt 0x00b84284 │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ @ instruction: 0xf856f05d │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x2c644bdb │ │ │ │ strbtcs fp, [r4], #-4008 @ 0xfffff058 │ │ │ │ ldrbtmi r4, [fp], #-1542 @ 0xfffff9fa │ │ │ │ - blmi ff751468 <__read_chk@plt+0xff6ec094> │ │ │ │ + blmi ff7513f8 <__read_chk@plt+0xff6ec024> │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ stmdals r9, {r0, r1, r2, r4, r5, sp, lr, pc} │ │ │ │ - blx feb2a6a2 <__read_chk@plt+0xfeac52ce> │ │ │ │ + blx feb2a632 <__read_chk@plt+0xfeac525e> │ │ │ │ andcs r9, r5, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf7789000 │ │ │ │ - ldmdavs sl!, {r1, r6, r8, fp, sp, lr, pc} │ │ │ │ + ldmdavs sl!, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ ldmibmi r1, {r3, r4, r5, r8, r9, fp, ip, pc}^ │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ tstvs r3, ip │ │ │ │ bicsvs r9, r3, sl, lsl #22 │ │ │ │ movwmi pc, #50859 @ 0xc6ab @ │ │ │ │ @ instruction: 0x46408150 │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ @@ -138525,307 +138497,307 @@ │ │ │ │ @ instruction: 0x36016156 │ │ │ │ vqsub.s8 q11, , │ │ │ │ stmiavs sl!, {r0, r8} │ │ │ │ addsmi r6, sl, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0x2320bf14 │ │ │ │ stmdavs sl!, {r1, r3, r5, r8, r9, sp} │ │ │ │ andmi lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 711870 <__read_chk@plt+0x6ac49c> │ │ │ │ + bls 711800 <__read_chk@plt+0x6ac42c> │ │ │ │ ldc2l 0, cr15, [r0, #976]! @ 0x3d0 │ │ │ │ ldmdavs sp!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - stc2 1, cr15, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + stc2l 1, cr15, [r8], {22} │ │ │ │ ldrtmi r6, [r0], -r8, rrx │ │ │ │ @ instruction: 0xf80cf05d │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf5abd1c1 │ │ │ │ @ instruction: 0xf8dd6452 │ │ │ │ strbmi r9, [r8], -r4, lsr #32 │ │ │ │ - blx 1aaa726 <__read_chk@plt+0x1a45352> │ │ │ │ + blx 1aaa6b6 <__read_chk@plt+0x1a452e2> │ │ │ │ strbmi r6, [r8], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx 18aa736 <__read_chk@plt+0x1845362> │ │ │ │ + blx 18aa6c6 <__read_chk@plt+0x18452f2> │ │ │ │ tstpvc lr, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0x46409939 │ │ │ │ stmdavs r3!, {r1, r3, r4, fp, sp, lr} │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7, #-2499] @ 0xfffff63d │ │ │ │ - blmi fec04f3c <__read_chk@plt+0xfeb9fb68> │ │ │ │ + blmi fec04ecc <__read_chk@plt+0xfeb9faf8> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7784619 │ │ │ │ - blls 4a74d4 <__read_chk@plt+0x442100> │ │ │ │ + blls 4a7544 <__read_chk@plt+0x442170> │ │ │ │ stmdavs r6!, {r6, r9, sl, lr} │ │ │ │ svcpl 0x00f8f883 │ │ │ │ - stc2l 1, cr15, [lr], #88 @ 0x58 │ │ │ │ + ldc2 1, cr15, [r6], {22} │ │ │ │ eorsvs r6, r0, r7, lsr #16 │ │ │ │ - bvs fefbe210 <__read_chk@plt+0xfef58e3c> │ │ │ │ + bvs fefbe1a0 <__read_chk@plt+0xfef58dcc> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - blx eaa786 <__read_chk@plt+0xe453b2> │ │ │ │ + blx eaa716 <__read_chk@plt+0xe45342> │ │ │ │ ldmmi lr, {r1, r2, r5, fp, sp, lr} │ │ │ │ - bvs fedd2d30 <__read_chk@plt+0xfed6d95c> │ │ │ │ + bvs fedd2cc0 <__read_chk@plt+0xfed6d8ec> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0431507 │ │ │ │ ldrls r0, [r3, -r2, lsl #6] │ │ │ │ rscsvs r6, r7, #805306379 @ 0x3000000b │ │ │ │ teqvs r5, ip, lsl #14 │ │ │ │ @ instruction: 0x61b58177 │ │ │ │ - ldc2l 1, cr15, [r0], {22} │ │ │ │ + ldc2l 1, cr15, [r8], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0x46486070 │ │ │ │ - blx 92a7b2 <__read_chk@plt+0x8c53de> │ │ │ │ - blls 4469c0 <__read_chk@plt+0x3e15ec> │ │ │ │ + blx 92a742 <__read_chk@plt+0x8c536e> │ │ │ │ + blls 446950 <__read_chk@plt+0x3e157c> │ │ │ │ @ instruction: 0x61a34893 │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ stmdbls sl, {r0, r1, r2, r5, r6, r8, pc} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0x61259f13 │ │ │ │ strne lr, [r7, #-2500] @ 0xfffff63c │ │ │ │ adcvs r6, r3, #1879048206 @ 0x7000000e │ │ │ │ - ldc2 1, cr15, [sl], #88 @ 0x58 │ │ │ │ + stc2l 1, cr15, [r2], #-88 @ 0xffffffa8 │ │ │ │ strtmi r6, [ip], -r0, rrx │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f43401 │ │ │ │ addmi pc, r5, #121856 @ 0x1dc00 │ │ │ │ @ instruction: 0x4605bfb8 │ │ │ │ @ instruction: 0xf05c4620 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fe26113c <__read_chk@plt+0xfe1fbd68> │ │ │ │ + blmi fe2610cc <__read_chk@plt+0xfe1fbcf8> │ │ │ │ svclt 0x00a82d64 │ │ │ │ strmi r2, [r6], -r4, ror #10 │ │ │ │ tstls r7, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf5ab4b82 │ │ │ │ ldrbtmi r6, [fp], #-1874 @ 0xfffff8ae │ │ │ │ eors r9, r7, r8, lsl r3 │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ ldmdbls r7, {r0, r1, r2, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdls pc, [r0], -r7 │ │ │ │ - stm r8, {r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls f46a88 <__read_chk@plt+0xee16b4> │ │ │ │ + stmia r0, {r3, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blls f46a18 <__read_chk@plt+0xee1644> │ │ │ │ @ instruction: 0xf8c9497a │ │ │ │ andcs r0, ip, r4, lsr #32 │ │ │ │ - blls 384df8 <__read_chk@plt+0x31fa24> │ │ │ │ + blls 384d88 <__read_chk@plt+0x31f9b4> │ │ │ │ @ instruction: 0xf6ab61d3 │ │ │ │ cmphi r0, r4, lsl r3 │ │ │ │ @ instruction: 0xf85a4640 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ orrsvs r9, r1, sp, lsl #18 │ │ │ │ cmpvs r6, r3, lsl r9 │ │ │ │ sbcsvs r3, r1, #1048576 @ 0x100000 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldmdavs fp, {r1, r5, r7, fp, sp, lr} │ │ │ │ svclt 0x0014429a │ │ │ │ @ instruction: 0x232a2320 │ │ │ │ stmib sp, {r1, r5, fp, sp, lr}^ │ │ │ │ strls r5, [r0, #-513] @ 0xfffffdff │ │ │ │ @ instruction: 0xf0f49a18 │ │ │ │ - bls 4abec4 <__read_chk@plt+0x446af0> │ │ │ │ + bls 4abe54 <__read_chk@plt+0x446a80> │ │ │ │ movwcs r6, #2108 @ 0x83c │ │ │ │ @ instruction: 0xf8824640 │ │ │ │ @ instruction: 0xf1163ff8 │ │ │ │ - rsbvs pc, r0, r7, ror #24 │ │ │ │ + rsbvs pc, r0, pc, lsl #24 │ │ │ │ @ instruction: 0xf05c4630 │ │ │ │ @ instruction: 0x4604ff53 │ │ │ │ bicle r2, r1, r0, lsl #16 │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ stmdavs sl!, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5be338 <__read_chk@plt+0xfe558f64> │ │ │ │ + bvs fe5be2c8 <__read_chk@plt+0xfe558ef4> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a16293 │ │ │ │ @ instruction: 0xf5abfaa5 │ │ │ │ ldmdbls fp!, {r3, r8, r9, ip, sp, lr} │ │ │ │ ldmdavs sl, {r6, r9, sl, lr} │ │ │ │ tstvs r9, fp, lsr #16 │ │ │ │ stmib r3, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ andls r4, r1, #87040 @ 0x15400 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - b 122a82c <__read_chk@plt+0x11c5458> │ │ │ │ + b 202a7bc <__read_chk@plt+0x1fc53e8> │ │ │ │ strbmi r9, [r0], -lr, lsl #22 │ │ │ │ @ instruction: 0xf883682e │ │ │ │ @ instruction: 0xf1164ff8 │ │ │ │ - stmdavs pc!, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0x46486030 │ │ │ │ rscsvs r6, pc, #765952 @ 0xbb000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7a162bb │ │ │ │ stmdavs lr!, {r0, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbls sl, {r0, r1, r2, r6, fp, lr} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r6, r3, #1879048207 @ 0x7000000f │ │ │ │ @ instruction: 0x61b46134 │ │ │ │ smladcs ip, r3, r7, r9 │ │ │ │ @ instruction: 0xf1168177 │ │ │ │ - rsbsvs pc, r0, r7, lsl ip @ │ │ │ │ + ldrhtvs pc, [r0], #-191 @ 0xffffff41 @ │ │ │ │ strtmi r4, [r6], -r8, asr #12 │ │ │ │ - blx 1aaa924 <__read_chk@plt+0x1a45550> │ │ │ │ - blls 446b58 <__read_chk@plt+0x3e1784> │ │ │ │ + blx 1aaa8b4 <__read_chk@plt+0x1a454e0> │ │ │ │ + blls 446ae8 <__read_chk@plt+0x3e1714> │ │ │ │ @ instruction: 0x61ab483c │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0x612c9f13 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ adcvs r6, fp, #-268435442 @ 0xf000000e │ │ │ │ - stc2 1, cr15, [r0], {22} │ │ │ │ + blx feb28eae <__read_chk@plt+0xfeac3ada> │ │ │ │ and r6, r6, r8, rrx │ │ │ │ strcc r6, [r1], -r0, lsl #16 │ │ │ │ - blx ff0a8ea0 <__read_chk@plt+0xff043acc> │ │ │ │ + blx ff0a8e30 <__read_chk@plt+0xff043a5c> │ │ │ │ svclt 0x00b84284 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ mcr2 0, 7, pc, cr4, cr12, {2} @ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x2c644b2e │ │ │ │ strbtcs fp, [r4], #-4008 @ 0xfffff058 │ │ │ │ ldrbtmi r4, [fp], #-1541 @ 0xfffff9fb │ │ │ │ - blmi c1174c <__read_chk@plt+0xbac378> │ │ │ │ + blmi c116dc <__read_chk@plt+0xbac308> │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ svclt 0x0000e08c │ │ │ │ - andseq r6, r7, r0, lsl #3 │ │ │ │ + mulseq r7, r4, r0 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ - andseq sp, r6, r0, lsl #22 │ │ │ │ - andseq r6, r7, r2, lsr #2 │ │ │ │ + andseq sp, r6, r4, lsl sl │ │ │ │ + andseq r6, r7, r6, lsr r0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001716fe │ │ │ │ - ldrsbteq r1, [r9], -r2 │ │ │ │ - andseq r6, r7, sl, ror #2 │ │ │ │ - andseq sp, r6, lr, asr #18 │ │ │ │ - @ instruction: 0x00175ab2 │ │ │ │ - mulseq r7, r4, sl │ │ │ │ - andseq r6, r7, r8, lsr r0 │ │ │ │ - andseq sp, r6, sl, lsr #18 │ │ │ │ + andseq r1, r7, r2, lsl r6 │ │ │ │ + eorseq r1, r9, r2, asr #16 │ │ │ │ + andseq r6, r7, lr, ror r0 │ │ │ │ + andseq sp, r6, r2, ror #16 │ │ │ │ + andseq r5, r7, r6, asr #19 │ │ │ │ + andseq r5, r7, r8, lsr #19 │ │ │ │ + andseq r5, r7, ip, asr #30 │ │ │ │ + andseq sp, r6, lr, lsr r8 │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0x00175fb6 │ │ │ │ - mulseq r7, r0, pc @ │ │ │ │ + andseq r5, r7, sl, asr #29 │ │ │ │ + andseq r5, r7, r4, lsr #29 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - mulseq r7, r2, fp │ │ │ │ - andseq r5, r7, r2, asr #17 │ │ │ │ - andseq r5, r7, r6, lsr #17 │ │ │ │ - andseq r5, r7, sl, lsl #29 │ │ │ │ - andseq sp, r6, r2, asr #14 │ │ │ │ + andseq r5, r7, r6, lsr #21 │ │ │ │ + @ instruction: 0x001757d6 │ │ │ │ + @ instruction: 0x001757ba │ │ │ │ + mulseq r7, lr, sp │ │ │ │ + andseq sp, r6, r6, asr r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andseq r5, r7, r2, lsl sl │ │ │ │ - andseq r5, r7, r6, asr #14 │ │ │ │ - andseq r5, r7, ip, lsr #14 │ │ │ │ - andseq r5, r7, r2, lsr sp │ │ │ │ - andseq sp, r6, ip, asr #11 │ │ │ │ + andseq r5, r7, r6, lsr #18 │ │ │ │ + andseq r5, r7, sl, asr r6 │ │ │ │ + andseq r5, r7, r0, asr #12 │ │ │ │ + andseq r5, r7, r6, asr #24 │ │ │ │ + andseq sp, r6, r0, ror #9 │ │ │ │ andeq r1, r0, r4, lsl #4 │ │ │ │ - andseq r5, r7, r0, lsr #17 │ │ │ │ - @ instruction: 0x001755d4 │ │ │ │ - @ instruction: 0x001755ba │ │ │ │ - @ instruction: 0x00175bd8 │ │ │ │ - andseq sp, r6, sl, asr r4 │ │ │ │ + @ instruction: 0x001757b4 │ │ │ │ + andseq r5, r7, r8, ror #9 │ │ │ │ + andseq r5, r7, lr, asr #9 │ │ │ │ + andseq r5, r7, ip, ror #21 │ │ │ │ + andseq sp, r6, lr, ror #6 │ │ │ │ andeq r0, r0, ip, ror #29 │ │ │ │ - andseq r5, r7, lr, lsr #14 │ │ │ │ - andseq r5, r7, r2, ror #8 │ │ │ │ - andseq r5, r7, r6, asr #8 │ │ │ │ - andseq r5, r7, r2, lsl #21 │ │ │ │ - andseq sp, r6, r8, ror #5 │ │ │ │ + andseq r5, r7, r2, asr #12 │ │ │ │ + andseq r5, r7, r6, ror r3 │ │ │ │ + andseq r5, r7, sl, asr r3 │ │ │ │ + mulseq r7, r6, r9 │ │ │ │ + @ instruction: 0x0016d1fc │ │ │ │ @ instruction: 0xf9e2f7a1 │ │ │ │ andcs r9, r5, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf7779000 │ │ │ │ - ldmdavs sl!, {r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs sl!, {r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b3b │ │ │ │ @ instruction: 0xf8c91ad0 │ │ │ │ andcs r0, ip, r4, lsr #32 │ │ │ │ - blls 385014 <__read_chk@plt+0x31fc40> │ │ │ │ + blls 384fa4 <__read_chk@plt+0x31fbd0> │ │ │ │ @ instruction: 0xf6ab61d3 │ │ │ │ cmphi r0, r8, lsl #6 │ │ │ │ @ instruction: 0xf85a4640 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ orrsvs r9, r1, sp, lsl #18 │ │ │ │ cmpvs r5, r3, lsl r9 │ │ │ │ sbcsvs r3, r1, #4194304 @ 0x400000 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ ldmdavs fp, {r1, r4, r5, r7, fp, sp, lr} │ │ │ │ svclt 0x0014429a │ │ │ │ @ instruction: 0x232a2320 │ │ │ │ stmib sp, {r1, r4, r5, fp, sp, lr}^ │ │ │ │ strls r4, [r0], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf0f49a18 │ │ │ │ - bls 4abca8 <__read_chk@plt+0x4468d4> │ │ │ │ + bls 4abc38 <__read_chk@plt+0x446864> │ │ │ │ movwcs r6, #2110 @ 0x83e │ │ │ │ @ instruction: 0xf8824640 │ │ │ │ @ instruction: 0xf1163ff8 │ │ │ │ - rsbsvs pc, r0, r9, asr fp @ │ │ │ │ + rsbsvs pc, r0, r1, lsl #22 │ │ │ │ @ instruction: 0xf05c4628 │ │ │ │ strmi pc, [r6], -r5, asr #28 │ │ │ │ cdpcs 8, 0, cr9, cr0, cr9, {0} │ │ │ │ @ instruction: 0xf7a1d1c0 │ │ │ │ @ instruction: 0xf5abf9a3 │ │ │ │ @ instruction: 0xf8df6352 │ │ │ │ ldrtmi r1, [r0], -r4, ror #20 │ │ │ │ ldmdavs ip, {r0, r2, r9, sp} │ │ │ │ - bvs fe9bde1c <__read_chk@plt+0xfe958a48> │ │ │ │ + bvs fe9bddac <__read_chk@plt+0xfe9589d8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf77762a3 │ │ │ │ - blls 3e891c <__read_chk@plt+0x383548> │ │ │ │ - blcs fe44c <__read_chk@plt+0x99078> │ │ │ │ + blls 3e898c <__read_chk@plt+0x3835b8> │ │ │ │ + blcs fe3dc <__read_chk@plt+0x99008> │ │ │ │ rsbhi pc, lr, #3 │ │ │ │ tstlt r2, sl, asr r8 │ │ │ │ stcls 13, cr6, [r6], {18} │ │ │ │ @ instruction: 0x46202517 │ │ │ │ - blx fecaac46 <__read_chk@plt+0xfec45872> │ │ │ │ - bne e2afdc <__read_chk@plt+0xdc5c08> │ │ │ │ + blx fecaabd6 <__read_chk@plt+0xfec45802> │ │ │ │ + bne e2af6c <__read_chk@plt+0xdc5b98> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfef22 │ │ │ │ + @ instruction: 0xf8dfef5a │ │ │ │ strtmi r3, [r2], -ip, lsr #20 │ │ │ │ - bne b2aff0 <__read_chk@plt+0xac5c1c> │ │ │ │ - bmi b2aff4 <__read_chk@plt+0xac5c20> │ │ │ │ + bne b2af80 <__read_chk@plt+0xac5bac> │ │ │ │ + bmi b2af84 <__read_chk@plt+0xac5bb0> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ movwls r4, #58492 @ 0xe47c │ │ │ │ strcs r9, [r0], #-1026 @ 0xfffffbfe │ │ │ │ strmi lr, [r3, #-2509] @ 0xfffff633 │ │ │ │ andpl pc, r1, sl, asr r8 @ │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ ldmdals r0, {r0, r3, r8, fp, ip, pc} │ │ │ │ - blx 2ac82 │ │ │ │ - bne 32b018 <__read_chk@plt+0x2c5c44> │ │ │ │ + blx 2ac12 │ │ │ │ + bne 32afa8 <__read_chk@plt+0x2c5bd4> │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - blls 3e88b8 <__read_chk@plt+0x3834e4> │ │ │ │ + blls 3e8928 <__read_chk@plt+0x383554> │ │ │ │ ldmdavs sl, {r0, r9, sl, lr}^ │ │ │ │ ldclvs 1, cr11, [r2, #-8] │ │ │ │ ldrcs r9, [r7], -r4, lsl #25 │ │ │ │ @ instruction: 0xf7fa4620 │ │ │ │ @ instruction: 0xf8dffb7f │ │ │ │ andcs r1, r5, #236, 18 @ 0x3b0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr2, cr7, {3} │ │ │ │ + svc 0x002af777 │ │ │ │ stmibcc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ tstcs r0, r2, lsl #2 │ │ │ │ stmib sp, {r4, fp, ip, pc}^ │ │ │ │ stmdbls r9, {r0, r1, r9, sl, ip} │ │ │ │ @ instruction: 0xf7fa930e │ │ │ │ - blls 10abc34 <__read_chk@plt+0x1046860> │ │ │ │ + blls 10abbc4 <__read_chk@plt+0x10467f0> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls 78e628 <__read_chk@plt+0x729254> │ │ │ │ + blls 78e5b8 <__read_chk@plt+0x7291e4> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls 198e4b8 <__read_chk@plt+0x19290e4> │ │ │ │ + blls 198e448 <__read_chk@plt+0x1929074> │ │ │ │ @ instruction: 0xf47d2b00 │ │ │ │ @ instruction: 0xf8dfa8ec │ │ │ │ @ instruction: 0xf85a39ac │ │ │ │ movwls r3, #57347 @ 0xe003 │ │ │ │ @ instruction: 0xf5ab9c09 │ │ │ │ @ instruction: 0x46206552 │ │ │ │ @ instruction: 0xf928f7a1 │ │ │ │ @@ -138837,54 +138809,54 @@ │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf988f0f4 │ │ │ │ @ instruction: 0x46079b1f │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldclne 8, cr6, [fp], #352 @ 0x160 │ │ │ │ vsubl.s8 q2, d16, d3 │ │ │ │ - blne ff10df94 <__read_chk@plt+0xff0a8bc0> │ │ │ │ + blne ff10df24 <__read_chk@plt+0xff0a8b50> │ │ │ │ subne r2, r4, sp, lsr r1 │ │ │ │ @ instruction: 0xf0de4620 │ │ │ │ - blls 8ecbb0 <__read_chk@plt+0x8877dc> │ │ │ │ + blls 8ecb40 <__read_chk@plt+0x88776c> │ │ │ │ teqcs sp, r6, lsl #12 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blne ff106ec8 <__read_chk@plt+0xff0a1af4> │ │ │ │ + blne ff106e58 <__read_chk@plt+0xff0a1a84> │ │ │ │ @ instruction: 0xf0de1b00 │ │ │ │ @ instruction: 0xf8dfff8b │ │ │ │ andcs r3, r1, #72, 18 @ 0x120000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df6301 │ │ │ │ andls r3, r3, r8, lsr r9 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77833ff │ │ │ │ - strtmi lr, [r0], -r0, lsr #17 │ │ │ │ + @ instruction: 0x4620e8d8 │ │ │ │ @ instruction: 0xf116682c │ │ │ │ - mlsvs r0, r3, sl, pc @ │ │ │ │ + rsbvs pc, r0, fp, lsr sl @ │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ @ instruction: 0xf5abf8e3 │ │ │ │ @ instruction: 0xf8df6352 │ │ │ │ andcs r1, r5, #20, 18 @ 0x50000 │ │ │ │ ldmdavs ip, {sp} │ │ │ │ - bvs fe9bdf9c <__read_chk@plt+0xfe958bc8> │ │ │ │ + bvs fe9bdf2c <__read_chk@plt+0xfe958b58> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf77762a3 │ │ │ │ - @ instruction: 0xf8dfee76 │ │ │ │ + @ instruction: 0xf8dfeeae │ │ │ │ @ instruction: 0xf1164900 │ │ │ │ - @ instruction: 0xf5abfa7d │ │ │ │ + @ instruction: 0xf5abfa25 │ │ │ │ ldrbtmi r7, [ip], #-762 @ 0xfffffd06 │ │ │ │ ldmdbvc r3, {r8, sp} │ │ │ │ @ instruction: 0xf1046010 │ │ │ │ @ instruction: 0xf023004c │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc r3, sl, lsr #6 │ │ │ │ @ instruction: 0xf777221d │ │ │ │ - blls 3e7a8c <__read_chk@plt+0x3826b8> │ │ │ │ + blls 3e7afc <__read_chk@plt+0x382728> │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, ip, sp, pc} │ │ │ │ cdpvs 1, 9, cr11, cr11, cr3, {1} │ │ │ │ movwcs fp, #4371 @ 0x1113 │ │ │ │ subcc pc, ip, r4, lsl #17 │ │ │ │ biclt r9, r3, r2, asr #22 │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldclvs 1, cr11, [sl, #684] @ 0x2ac │ │ │ │ @@ -138899,30 +138871,30 @@ │ │ │ │ @ instruction: 0xf043304c │ │ │ │ @ instruction: 0xf8820304 │ │ │ │ @ instruction: 0xf8dd304c │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ strcs r6, [r0], #-2130 @ 0xfffff7ae │ │ │ │ @ instruction: 0xf7a14648 │ │ │ │ @ instruction: 0xf5abf895 │ │ │ │ - bls 11c9e30 <__read_chk@plt+0x1164a5c> │ │ │ │ + bls 11c9dc0 <__read_chk@plt+0x11649ec> │ │ │ │ ldcls 0, cr2, [r1, #-92] @ 0xffffffa4 │ │ │ │ @ instruction: 0xf8d86819 │ │ │ │ cdpls 0, 0, cr3, cr14, cr0, {0} │ │ │ │ @ instruction: 0xf8df611a │ │ │ │ bicsvs r2, lr, r8, ror r8 │ │ │ │ ldrbtmi r8, [sl], #-344 @ 0xfffffea8 │ │ │ │ @ instruction: 0x4628621c │ │ │ │ vand d22, d17, d12 │ │ │ │ stmib sp, {r0, r8, r9}^ │ │ │ │ ldrmi r2, [r9], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7782201 │ │ │ │ - @ instruction: 0x4628e830 │ │ │ │ + strtmi lr, [r8], -r8, ror #16 │ │ │ │ svcmi 0x00f4f88b │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ - blx 9292dc <__read_chk@plt+0x8c3f08> │ │ │ │ + @ instruction: 0xf9c8f116 │ │ │ │ ldrdvc pc, [r0], -r8 │ │ │ │ eorls pc, r4, sp, asr #17 │ │ │ │ strbmi r6, [r8], -r8, lsr #32 │ │ │ │ @ instruction: 0xf04f6abb │ │ │ │ rscsvs r0, pc, #12, 18 @ 0x30000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @@ -138934,83 +138906,83 @@ │ │ │ │ ldrbtmi r6, [r8], #-1031 @ 0xfffffbf9 │ │ │ │ ldmdavs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r6, fp, #44, 2 │ │ │ │ rscvs r4, pc, #2113929216 @ 0x7e000000 │ │ │ │ @ instruction: 0xf8a561ae │ │ │ │ @ instruction: 0xf116900a │ │ │ │ - strdvs pc, [r8], #-153 @ 0xffffff67 @ │ │ │ │ + rsbvs pc, r8, r1, lsr #19 │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ @ instruction: 0xf8d8f849 │ │ │ │ @ instruction: 0xf8df5000 │ │ │ │ strdvs r0, [lr, ip]! │ │ │ │ mcrls 4, 0, r4, cr14, cr8, {3} │ │ │ │ strvs lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ ubfxvs pc, pc, #17, #17 │ │ │ │ ldrbtmi r6, [lr], #-2731 @ 0xfffff555 │ │ │ │ andls pc, sl, r5, lsr #17 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r6, fp, #44, 2 │ │ │ │ @ instruction: 0xf11662ef │ │ │ │ - ldrdvs pc, [r8], #-159 @ 0xffffff61 @ │ │ │ │ + rsbvs pc, r8, r7, lsl #19 │ │ │ │ @ instruction: 0xf0f46bf0 │ │ │ │ - blls 11ab18c <__read_chk@plt+0x1145db8> │ │ │ │ + blls 11ab11c <__read_chk@plt+0x1145d48> │ │ │ │ strbvc lr, [r0, #2592]! @ 0xa20 │ │ │ │ cmnle r8, r0, lsl #22 │ │ │ │ @ instruction: 0xf1062d64 │ │ │ │ svclt 0x00a8063c │ │ │ │ ldrmi r2, [ip], -r4, ror #10 │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7a19809 │ │ │ │ @ instruction: 0xf8dff81f │ │ │ │ - blls 11b2e04 <__read_chk@plt+0x114da30> │ │ │ │ + blls 11b2d94 <__read_chk@plt+0x114d9c0> │ │ │ │ @ instruction: 0xf8d82205 │ │ │ │ ldrbtmi r9, [r9], #-0 │ │ │ │ @ instruction: 0xf8c92000 │ │ │ │ @ instruction: 0xf7773010 │ │ │ │ - @ instruction: 0xf8d8edb4 │ │ │ │ + @ instruction: 0xf8d8edec │ │ │ │ stccs 0, cr1, [r1], {-0} │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ stccs 0, cr13, [r2], {115} @ 0x73 │ │ │ │ orrshi pc, r5, #64 @ 0x40 │ │ │ │ @ instruction: 0x378cf8df │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blls 485790 <__read_chk@plt+0x4203bc> │ │ │ │ + blls 485720 <__read_chk@plt+0x42034c> │ │ │ │ @ instruction: 0xf8df61cb │ │ │ │ ldmvs r3!, {r2, r7, r8, r9, sl} │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ orrvs r2, r8, r0, lsl #15 │ │ │ │ - b 4f46d8 <__read_chk@plt+0x48f304> │ │ │ │ + b 4f4668 <__read_chk@plt+0x48f294> │ │ │ │ svclt 0x00380023 │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xf003614c │ │ │ │ - bl 16dba4 <__read_chk@plt+0x1087d0> │ │ │ │ + bl 16db34 <__read_chk@plt+0x108760> │ │ │ │ andcs r0, ip, r0, ror #5 │ │ │ │ strcc r8, [r1], #-328 @ 0xfffffeb8 │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ umaalcs pc, ip, r2, r8 @ │ │ │ │ strbmi r6, [r8], -pc, asr #5 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ vpmax.u8 , , q1 │ │ │ │ @ instruction: 0x274cf8df │ │ │ │ svceq 0x0001f013 │ │ │ │ stmib sp, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r5, [sl], #-769 @ 0xfffffcff │ │ │ │ @ instruction: 0x2320bf0c │ │ │ │ strls r2, [r0, #-856] @ 0xfffffca8 │ │ │ │ - blx 13a9390 <__read_chk@plt+0x1343fbc> │ │ │ │ + blx 13a9320 <__read_chk@plt+0x1343f4c> │ │ │ │ cmppvs r2, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0xf8d34648 │ │ │ │ movwcs r8, #0 │ │ │ │ svccc 0x00f4f88b │ │ │ │ - @ instruction: 0xf978f116 │ │ │ │ + @ instruction: 0xf920f116 │ │ │ │ @ instruction: 0xf8c82c03 │ │ │ │ @ instruction: 0xf43c0004 │ │ │ │ - blls 1198de0 <__read_chk@plt+0x1133a0c> │ │ │ │ - blcs fa814 <__read_chk@plt+0x95440> │ │ │ │ + blls 1198d70 <__read_chk@plt+0x113399c> │ │ │ │ + blcs fa7a4 <__read_chk@plt+0x953d0> │ │ │ │ @ instruction: 0xf7fcd19e │ │ │ │ ldcvs 15, cr11, [r0], #488 @ 0x1e8 │ │ │ │ @ instruction: 0xf0f4363c │ │ │ │ addmi pc, r5, #2949120 @ 0x2d0000 │ │ │ │ @ instruction: 0x4605bfb8 │ │ │ │ @ instruction: 0xf0f469b0 │ │ │ │ addmi pc, r5, #2555904 @ 0x270000 │ │ │ │ @@ -139019,15 +138991,15 @@ │ │ │ │ strbcs fp, [r4, #-4008]! @ 0xfffff058 │ │ │ │ @ instruction: 0xffaef7a0 │ │ │ │ ldrdls pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ strtmi r1, [r0], -r0, ror #13 │ │ │ │ ldrbtmi r9, [r9], #-2883 @ 0xfffff4bd │ │ │ │ andscc pc, r0, r9, asr #17 │ │ │ │ - stcl 7, cr15, [r2, #-476] @ 0xfffffe24 │ │ │ │ + ldcl 7, cr15, [sl, #-476]! @ 0xfffffe24 │ │ │ │ @ instruction: 0x36d0f8df │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf8dfe792 │ │ │ │ @ instruction: 0xf85a36c4 │ │ │ │ str r3, [sp, r3] │ │ │ │ @@ -139036,229 +139008,229 @@ │ │ │ │ @ instruction: 0xff8ef7a0 │ │ │ │ strtmi r6, [r8], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xff86f7a0 │ │ │ │ @ instruction: 0xf8df6824 │ │ │ │ andcs r1, r5, #160, 12 @ 0xa000000 │ │ │ │ - bvs fe9d31f4 <__read_chk@plt+0xfe96de20> │ │ │ │ + bvs fe9d3184 <__read_chk@plt+0xfe96ddb0> │ │ │ │ @ instruction: 0xf0434479 │ │ │ │ adcvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ - ldc 7, cr15, [sl, #-476] @ 0xfffffe24 │ │ │ │ + ldcl 7, cr15, [r2, #-476] @ 0xfffffe24 │ │ │ │ @ instruction: 0x46049b12 │ │ │ │ - blls c9b5ec <__read_chk@plt+0xc36218> │ │ │ │ + blls c9b57c <__read_chk@plt+0xc361a8> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls 78ed8c <__read_chk@plt+0x7299b8> │ │ │ │ + blls 78ed1c <__read_chk@plt+0x729948> │ │ │ │ @ instruction: 0xf0432b00 │ │ │ │ - blls 118d1a4 <__read_chk@plt+0x1127dd0> │ │ │ │ + blls 118d134 <__read_chk@plt+0x1127d60> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ @ instruction: 0xf8df87cb │ │ │ │ andcs r1, r5, #112, 12 @ 0x7000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r4, #-476] @ 0xfffffe24 │ │ │ │ + ldc 7, cr15, [ip, #-476]! @ 0xfffffe24 │ │ │ │ @ instruction: 0xf60d2332 │ │ │ │ @ instruction: 0x46197518 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ strtmi r4, [r8], -r0 │ │ │ │ - svc 0x000ef777 │ │ │ │ + svc 0x0046f777 │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ stccc 8, cr15, [pc], {11} │ │ │ │ @ instruction: 0xffc4f0f3 │ │ │ │ @ instruction: 0x46079b1f │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldclne 8, cr6, [fp], #352 @ 0x160 │ │ │ │ vsubl.s8 q2, d17, d3 │ │ │ │ - blne ff10ecc0 <__read_chk@plt+0xff0a98ec> │ │ │ │ + blne ff10ec50 <__read_chk@plt+0xff0a987c> │ │ │ │ subne r2, r4, sp, lsr r1 │ │ │ │ @ instruction: 0xf0de4620 │ │ │ │ - blls 8ec828 <__read_chk@plt+0x887454> │ │ │ │ + blls 8ec7b8 <__read_chk@plt+0x8873e4> │ │ │ │ teqcs sp, r6, lsl #12 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blne ff107250 <__read_chk@plt+0xff0a1e7c> │ │ │ │ + blne ff1071e0 <__read_chk@plt+0xff0a1e0c> │ │ │ │ @ instruction: 0xf0de1b00 │ │ │ │ @ instruction: 0xf8dffdc7 │ │ │ │ andcs r3, r1, #192, 10 @ 0x30000000 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x3604f8df │ │ │ │ andpl lr, r2, sp, asr #19 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ movwls r9, #1537 @ 0x601 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - mrc 7, 6, APSR_nzcv, cr12, cr7, {3} │ │ │ │ + svc 0x0014f777 │ │ │ │ cmppvs r2, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ ldmdavs ip, {r5, r9, sl, lr} │ │ │ │ - @ instruction: 0xf8cef116 │ │ │ │ + @ instruction: 0xf876f116 │ │ │ │ stmdals r9, {r5, r6, sp, lr} │ │ │ │ @ instruction: 0xff1ef7a0 │ │ │ │ cmppvs r2, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ - bvs fe5c71a0 <__read_chk@plt+0xfe561dcc> │ │ │ │ + bvs fe5c7130 <__read_chk@plt+0xfe561d5c> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ - blls 585b8c <__read_chk@plt+0x5207b8> │ │ │ │ + blls 585b1c <__read_chk@plt+0x520748> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 78dd04 <__read_chk@plt+0x728930> │ │ │ │ + blls 78dc94 <__read_chk@plt+0x7288c0> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls c8ecb0 <__read_chk@plt+0xc298dc> │ │ │ │ + blls c8ec40 <__read_chk@plt+0xc2986c> │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls 108ef24 <__read_chk@plt+0x1029b50> │ │ │ │ + blls 108eeb4 <__read_chk@plt+0x1029ae0> │ │ │ │ @ instruction: 0xf0032b00 │ │ │ │ @ instruction: 0xf8df8029 │ │ │ │ @ instruction: 0xf85a35b0 │ │ │ │ rsc r4, r1, #3 │ │ │ │ cdp2 0, 6, cr15, cr2, cr6, {2} │ │ │ │ svclt 0x00183800 │ │ │ │ @ instruction: 0xf7fc2001 │ │ │ │ - blls 4dccc0 <__read_chk@plt+0x4778ec> │ │ │ │ + blls 4dcc50 <__read_chk@plt+0x47787c> │ │ │ │ ldrbtmi pc, [ip], fp, lsr #13 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r3, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d7474 <__read_chk@plt+0x4720a0> │ │ │ │ + blls 4d7404 <__read_chk@plt+0x472030> │ │ │ │ strbvs pc, [pc], -fp, lsr #11 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d74c4 <__read_chk@plt+0x4720f0> │ │ │ │ + blls 4d7454 <__read_chk@plt+0x472080> │ │ │ │ ldrbtmi pc, [r4], fp, lsr #13 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r2, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d7514 <__read_chk@plt+0x472140> │ │ │ │ + blls 4d74a4 <__read_chk@plt+0x4720d0> │ │ │ │ strbtmi pc, [ip], fp, lsr #13 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r2, r3, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d7564 <__read_chk@plt+0x472190> │ │ │ │ + blls 4d74f4 <__read_chk@plt+0x472120> │ │ │ │ strbtmi pc, [r8], fp, lsr #13 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r4, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d75b4 <__read_chk@plt+0x4721e0> │ │ │ │ + blls 4d7544 <__read_chk@plt+0x472170> │ │ │ │ strbtmi pc, [r4], fp, lsr #13 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r2, r4, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d7604 <__read_chk@plt+0x472230> │ │ │ │ + blls 4d7594 <__read_chk@plt+0x4721c0> │ │ │ │ strbvs pc, [lr], -fp, lsr #11 @ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ ldmdavs r3!, {r3, r4, r7, sp} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 4d7654 <__read_chk@plt+0x472280> │ │ │ │ + blls 4d75e4 <__read_chk@plt+0x472210> │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf5ab209c │ │ │ │ ldmdavs r8, {r0, r1, r3, r6, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ - blls 4d76a4 <__read_chk@plt+0x4722d0> │ │ │ │ + blls 4d7634 <__read_chk@plt+0x472260> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ ldmdblt r1!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorvs r9, lr, fp, lsl #28 │ │ │ │ strbvc pc, [lr, #1451] @ 0x5ab @ │ │ │ │ strbeq pc, [r8], #2271 @ 0x8df @ │ │ │ │ mlascc r0, r5, r8, pc @ │ │ │ │ @ instruction: 0xf0234478 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ @ instruction: 0xf885030a │ │ │ │ - @ instruction: 0xf1163030 │ │ │ │ - eorvs pc, r8, r1, lsr r8 @ │ │ │ │ + @ instruction: 0xf1153030 │ │ │ │ + ldrdvs pc, [r8], -r9 @ │ │ │ │ ldrteq pc, [r0], #2271 @ 0x8df @ │ │ │ │ - @ instruction: 0xf1164478 │ │ │ │ - blls 42b31c <__read_chk@plt+0x3c5f48> │ │ │ │ + @ instruction: 0xf1154478 │ │ │ │ + blls 42d14c <__read_chk@plt+0x3c7d78> │ │ │ │ ldmdavs fp, {r3, r5, r6, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf0422b00 │ │ │ │ - blls bcd9e4 <__read_chk@plt+0xb68610> │ │ │ │ + blls bcd974 <__read_chk@plt+0xb685a0> │ │ │ │ @ instruction: 0xf1034630 │ │ │ │ @ instruction: 0xf7fb0524 │ │ │ │ ldrdcs fp, [r2], -r2 │ │ │ │ - blx feb293fc <__read_chk@plt+0xfeac4028> │ │ │ │ + blx feb2938c <__read_chk@plt+0xfeac3fb8> │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stmdacs r0, {r2, r3, r4, fp, sp, lr} │ │ │ │ stmibge lr, {r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ strtvs r6, [r3], #-2179 @ 0xfffff77d │ │ │ │ stmiblt sl, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ mvncc pc, #179306496 @ 0xab00000 │ │ │ │ - @ instruction: 0xf1166a18 │ │ │ │ - blls 4eb2e0 <__read_chk@plt+0x485f0c> │ │ │ │ + @ instruction: 0xf1156a18 │ │ │ │ + blls 4ed110 <__read_chk@plt+0x487d3c> │ │ │ │ ldmdavs fp, {r5, sp, lr} │ │ │ │ stmdavs r0!, {r2, r3, r4, fp, sp, lr} │ │ │ │ mrclt 7, 2, APSR_nzcv, cr10, cr13, {7} │ │ │ │ @ instruction: 0xf05c2000 │ │ │ │ - blls 4ebd34 <__read_chk@plt+0x486960> │ │ │ │ + blls 4ebcc4 <__read_chk@plt+0x4868f0> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ stmvs r3, {r1, r5, r6, r7, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf7fe64a3 │ │ │ │ ldrdcs fp, [r1], -lr │ │ │ │ - blx feca9448 <__read_chk@plt+0xfec44074> │ │ │ │ + blx feca93d8 <__read_chk@plt+0xfec44004> │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ - blls 4d7e3c <__read_chk@plt+0x472a68> │ │ │ │ + blls 4d7dcc <__read_chk@plt+0x4729f8> │ │ │ │ ldmdavs fp, {r1, r7, fp, sp, lr} │ │ │ │ sbcsvs r6, sl, #5963776 @ 0x5b0000 │ │ │ │ - blt ff52b2e4 <__read_chk@plt+0xff4c5f10> │ │ │ │ + blt ff52b274 <__read_chk@plt+0xff4c5ea0> │ │ │ │ @ instruction: 0xf05c2001 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bge ffa2a3f0 <__read_chk@plt+0xff9c501c> │ │ │ │ + bge ffa2a380 <__read_chk@plt+0xff9c4fac> │ │ │ │ stmvs r2, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe631a │ │ │ │ @ instruction: 0xf8dfbadd │ │ │ │ @ instruction: 0xf85a3414 │ │ │ │ @ instruction: 0xf7fc4003 │ │ │ │ - blls d9ca1c <__read_chk@plt+0xd37648> │ │ │ │ + blls d9c9ac <__read_chk@plt+0xd375d8> │ │ │ │ andseq pc, ip, #-1073741784 @ 0xc0000028 │ │ │ │ tstpvc lr, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0xf7fd69d8 │ │ │ │ @ instruction: 0xf5abb90f │ │ │ │ @ instruction: 0xf5ab724a │ │ │ │ @ instruction: 0xf5ab7313 │ │ │ │ @ instruction: 0xf6ab753f │ │ │ │ @ instruction: 0xf6ab413c │ │ │ │ ldmibvs r7, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ - bls 605a8c <__read_chk@plt+0x5a06b8> │ │ │ │ + bls 605a1c <__read_chk@plt+0x5a0648> │ │ │ │ @ instruction: 0xf5ab69d8 │ │ │ │ andsvs r7, r7, r4, lsr r3 │ │ │ │ andvs r6, sl, sl, ror #19 │ │ │ │ ldrsbvs r6, [ip, #154] @ 0x9a │ │ │ │ eorsvs r9, r2, r2, lsr fp │ │ │ │ @ instruction: 0xf10361ec │ │ │ │ @ instruction: 0xf7fd0210 │ │ │ │ @ instruction: 0xf5abb8e1 │ │ │ │ andcc r7, r8, #1409286145 @ 0x54000001 │ │ │ │ @ instruction: 0xf7fd69d8 │ │ │ │ @ instruction: 0xf5abb8b3 │ │ │ │ eorcc r7, ip, #939524099 @ 0x38000003 │ │ │ │ @ instruction: 0xf7fd6c98 │ │ │ │ @ instruction: 0xf5abb89d │ │ │ │ - bls bca2b0 <__read_chk@plt+0xb64edc> │ │ │ │ + bls bca240 <__read_chk@plt+0xb64e6c> │ │ │ │ @ instruction: 0xf7fd69d8 │ │ │ │ @ instruction: 0xf5abb886 │ │ │ │ - bls 124a15c <__read_chk@plt+0x11e4d88> │ │ │ │ + bls 124a0ec <__read_chk@plt+0x11e4d18> │ │ │ │ ldmibvs r8, {r2, r9, ip, sp}^ │ │ │ │ stmdalt sp!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwmi pc, #17067 @ 0x42ab @ │ │ │ │ ldmibvs r8, {r3, r4, r9, ip, sp}^ │ │ │ │ ldmdalt r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrvs pc, r6, #717225984 @ 0x2ac00000 │ │ │ │ - blls e07b00 <__read_chk@plt+0xda272c> │ │ │ │ + blls e07a90 <__read_chk@plt+0xda26bc> │ │ │ │ andseq pc, r4, #-1073741784 @ 0xc0000028 │ │ │ │ ldmdalt sp!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a4add │ │ │ │ @ instruction: 0xf7fc2002 │ │ │ │ @ instruction: 0xf6abbb64 │ │ │ │ ldmibvs r8, {r2, r3, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf1a39b30 │ │ │ │ @ instruction: 0xf7fc0210 │ │ │ │ - blls 14dcb00 <__read_chk@plt+0x147772c> │ │ │ │ + blls 14dca90 <__read_chk@plt+0x14776bc> │ │ │ │ strbvs pc, [r4, fp, lsr #5] @ │ │ │ │ strtvs pc, [r7], fp, lsr #11 │ │ │ │ ldrmi pc, [r4, #-1707]! @ 0xfffff955 │ │ │ │ @ instruction: 0xf5ab1f18 │ │ │ │ vrsra.s64 d6, d12, #21 │ │ │ │ @ instruction: 0xf5ab5e0c │ │ │ │ @ instruction: 0xf6ab6243 │ │ │ │ @@ -139269,23 +139241,23 @@ │ │ │ │ ldrshvs r6, [r4, #28]! │ │ │ │ andsmi pc, ip, lr, asr #17 │ │ │ │ andcs pc, r0, ip, asr #17 │ │ │ │ stmialt lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svcne 0x001a9b48 │ │ │ │ movwvc pc, #34219 @ 0x85ab @ │ │ │ │ @ instruction: 0xf7fd69d8 │ │ │ │ - blls 129b704 <__read_chk@plt+0x1236330> │ │ │ │ + blls 129b694 <__read_chk@plt+0x12362c0> │ │ │ │ andeq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ msrvc CPSR_fc, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xf7fd69d8 │ │ │ │ - blls c5b6ac <__read_chk@plt+0xbf62d8> │ │ │ │ + blls c5b63c <__read_chk@plt+0xbf6268> │ │ │ │ svceq 0x001cf853 │ │ │ │ svclt 0x00ebf7fc │ │ │ │ msrvc SPSR_fxc, #717225984 @ 0x2ac00000 │ │ │ │ - blls c47b90 <__read_chk@plt+0xbe27bc> │ │ │ │ + blls c47b20 <__read_chk@plt+0xbe274c> │ │ │ │ andseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ svclt 0x00d4f7fc │ │ │ │ @ instruction: 0xf1a39b4e │ │ │ │ vsubl.s32 q0, d11, d8 │ │ │ │ ldmibvs r8, {r2, r5, r6, r8, r9, ip, lr}^ │ │ │ │ svclt 0x00baf7fc │ │ │ │ @ instruction: 0xf1a39b36 │ │ │ │ @@ -139295,36 +139267,36 @@ │ │ │ │ cmppmi ip, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ ldmibvs r8, {r2, r6, r9, fp, ip, pc}^ │ │ │ │ svclt 0x0088f7fc │ │ │ │ orrsvs pc, r1, #717225984 @ 0x2ac00000 │ │ │ │ ldmibvs r8, {r2, r4, r9, ip, sp}^ │ │ │ │ svclt 0x0070f7fc │ │ │ │ @ instruction: 0x43b4f2ab │ │ │ │ - blls ec7bd8 <__read_chk@plt+0xe62804> │ │ │ │ + blls ec7b68 <__read_chk@plt+0xe62794> │ │ │ │ andseq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ svclt 0x0057f7fc │ │ │ │ @ instruction: 0x63b2f5ab │ │ │ │ - blls e87be8 <__read_chk@plt+0xe22814> │ │ │ │ + blls e87b78 <__read_chk@plt+0xe227a4> │ │ │ │ andeq pc, ip, #-1073741824 @ 0xc0000000 │ │ │ │ svclt 0x003df7fc │ │ │ │ @ instruction: 0xf1a39b4d │ │ │ │ @ instruction: 0xf5ab020c │ │ │ │ ldmibvs r8, {r0, r2, r3, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ svclt 0x0024f7fc │ │ │ │ tstpvs r4, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ ldmibvs r8, {r3, r9, ip, sp}^ │ │ │ │ svclt 0x000df7fc │ │ │ │ @ instruction: 0xf8539b2c │ │ │ │ @ instruction: 0xf7fc0f1c │ │ │ │ - blls 12dd098 <__read_chk@plt+0x1277cc4> │ │ │ │ + blls 12dd028 <__read_chk@plt+0x1277c54> │ │ │ │ @ instruction: 0xf5ab1f1a │ │ │ │ ldmibvs r8, {r1, r2, r5, r8, r9, sp, lr}^ │ │ │ │ mcrlt 7, 7, pc, cr2, cr12, {7} @ │ │ │ │ msrvs SPSR_fs, #-1342177270 @ 0xb000000a │ │ │ │ - blls c07c2c <__read_chk@plt+0xba2858> │ │ │ │ + blls c07bbc <__read_chk@plt+0xba27e8> │ │ │ │ andseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ mcrlt 7, 6, pc, cr8, cr12, {7} @ │ │ │ │ bicsvs pc, r3, #717225984 @ 0x2ac00000 │ │ │ │ tstcc r4, r5, ror #18 │ │ │ │ @ instruction: 0xf5ab69d8 │ │ │ │ ldmibvs sp, {r0, r1, r3, r4, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf7fc61dc │ │ │ │ @@ -139353,35 +139325,35 @@ │ │ │ │ vmull.p64 , d11, d9 │ │ │ │ andscc r7, r0, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xf7fc69d8 │ │ │ │ @ instruction: 0xf2abbdf1 │ │ │ │ ldmibvs r8, {r2, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf1a39b40 │ │ │ │ @ instruction: 0xf7fc0218 │ │ │ │ - blls 135ccc0 <__read_chk@plt+0x12f78ec> │ │ │ │ + blls 135cc50 <__read_chk@plt+0x12f787c> │ │ │ │ andeq pc, r8, #-1073741784 @ 0xc0000028 │ │ │ │ msreq CPSR_s, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf7fc69d8 │ │ │ │ @ instruction: 0xf5abbdbe │ │ │ │ ldmibvs r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf1a39b35 │ │ │ │ @ instruction: 0xf7fc021c │ │ │ │ @ instruction: 0xf6abbda4 │ │ │ │ - bls 18b22e4 <__read_chk@plt+0x184cf10> │ │ │ │ + bls 18b2274 <__read_chk@plt+0x184cea0> │ │ │ │ ldmibvs r8, {r2, r9, ip, sp}^ │ │ │ │ stclt 7, cr15, [fp, #1008] @ 0x3f0 │ │ │ │ @ instruction: 0xf1a39b61 │ │ │ │ @ instruction: 0xf6ab020c │ │ │ │ ldmibvs r8, {r3, r5, r7, r8, r9}^ │ │ │ │ ldcllt 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ @ instruction: 0xf6ab9b60 │ │ │ │ @ instruction: 0xf6ab4078 │ │ │ │ @ instruction: 0xf6ab3a94 │ │ │ │ movwcc r4, #33140 @ 0x8174 │ │ │ │ - blls d121d4 <__read_chk@plt+0xcace00> │ │ │ │ + blls d12164 <__read_chk@plt+0xcacd90> │ │ │ │ subvs pc, r7, #717225984 @ 0x2ac00000 │ │ │ │ cdpcs 6, 14, cr15, cr4, cr11, {5} │ │ │ │ stcne 6, cr15, [ip], #-684 @ 0xfffffd54 │ │ │ │ stmdbmi r4!, {r0, r1, r3, r5, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrcs pc, [r8, fp, lsr #13]! │ │ │ │ @ instruction: 0xf6ab69db │ │ │ │ andvs r2, r3, ip, lsl #13 │ │ │ │ @@ -139424,292 +139396,292 @@ │ │ │ │ ldcllt 7, cr15, [sp], #1008 @ 0x3f0 │ │ │ │ @ instruction: 0xf1a39b67 │ │ │ │ @ instruction: 0xf6ab020c │ │ │ │ ldmibvs r8, {r3, r5, r6, r8, r9, ip, sp}^ │ │ │ │ stclt 7, cr15, [sl], {252} @ 0xfc │ │ │ │ @ instruction: 0xf0de213d │ │ │ │ stmdavs ip!, {r0, r1, r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - mcr2 1, 1, pc, cr4, cr5, {0} @ │ │ │ │ + stc2l 1, cr15, [ip, #84] @ 0x54 │ │ │ │ @ instruction: 0xf7ff6060 │ │ │ │ - blmi 89c4c0 <__read_chk@plt+0x8370ec> │ │ │ │ + blmi 89c450 <__read_chk@plt+0x83707c> │ │ │ │ @ instruction: 0xf85a2400 │ │ │ │ strbt r3, [r9], #-3 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ - andseq r5, r7, r8, asr r9 │ │ │ │ - andseq r5, r7, r8, lsr #21 │ │ │ │ + andseq r5, r7, ip, ror #16 │ │ │ │ + @ instruction: 0x001759bc │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r1, r0, r0, asr #4 │ │ │ │ andeq r5, r0, r1, asr fp │ │ │ │ - andseq r5, r7, r8, lsl #21 │ │ │ │ - @ instruction: 0x001758de │ │ │ │ + mulseq r7, ip, r9 │ │ │ │ + @ instruction: 0x001757f2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r5, [r0], -fp │ │ │ │ andeq r1, r0, ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r0, r7, r6, ror #24 │ │ │ │ - @ instruction: 0x0016d1f4 │ │ │ │ - eorseq r0, r9, sl, lsl sp │ │ │ │ - ldrsbteq r0, [r9], -sl │ │ │ │ - eorseq r0, r9, r4, asr #25 │ │ │ │ - andseq r5, r7, sl, asr #8 │ │ │ │ - andseq ip, r6, r6, ror lr │ │ │ │ + andseq r0, r7, sl, ror fp │ │ │ │ + andseq sp, r6, r8, lsl #2 │ │ │ │ + eorseq r0, r9, sl, lsl #27 │ │ │ │ + eorseq r0, r9, sl, asr #26 │ │ │ │ + eorseq r0, r9, r4, lsr sp │ │ │ │ + andseq r5, r7, lr, asr r3 │ │ │ │ + andseq ip, r6, sl, lsl #27 │ │ │ │ muleq r0, sp, ip │ │ │ │ - andseq r5, r7, ip │ │ │ │ - ldrsbteq r6, [r5], -lr │ │ │ │ - @ instruction: 0x001756d2 │ │ │ │ + andseq r4, r7, r0, lsr #30 │ │ │ │ + eorseq r6, r5, lr, asr #22 │ │ │ │ + andseq r5, r7, r6, ror #11 │ │ │ │ @ instruction: 0x00000fb0 │ │ │ │ strdeq r8, [r0], -r5 │ │ │ │ - eorseq r0, r9, sl, ror #22 │ │ │ │ - andseq r5, r6, sl, lsl #17 │ │ │ │ - andseq r5, r7, lr, ror #11 │ │ │ │ + ldrsbteq r0, [r9], -sl │ │ │ │ + mulseq r6, lr, r7 │ │ │ │ + andseq r5, r7, r2, lsl #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x00174ed8 │ │ │ │ - andseq r4, r7, sl, asr #29 │ │ │ │ - andseq r0, r7, r2, ror #17 │ │ │ │ + andseq r4, r7, ip, ror #27 │ │ │ │ + @ instruction: 0x00174dde │ │ │ │ + @ instruction: 0x001707f6 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ - @ instruction: 0x001754f0 │ │ │ │ - andseq r5, r7, ip, ror #9 │ │ │ │ + andseq r5, r7, r4, lsl #8 │ │ │ │ + andseq r5, r7, r0, lsl #8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ - blcc fe52baa4 <__read_chk@plt+0xfe4c66d0> │ │ │ │ + blcc fe52ba34 <__read_chk@plt+0xfe4c6660> │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ - blne fe42baac <__read_chk@plt+0xfe3c66d8> │ │ │ │ + blne fe42ba3c <__read_chk@plt+0xfe3c6668> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - ldmdbls r9, {r1, r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ - blcs fe12babc <__read_chk@plt+0xfe0c66e8> │ │ │ │ + ldmdbls r9, {r1, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + blcs fe12ba4c <__read_chk@plt+0xfe0c6678> │ │ │ │ cdpls 6, 2, cr4, cr15, cr3, {1} │ │ │ │ ldreq pc, [r8, #-417] @ 0xfffffe5f │ │ │ │ smladls r2, r3, pc, r9 @ │ │ │ │ ldrls r9, [ip, #-1540] @ 0xfffff9fc │ │ │ │ @ instruction: 0xf8dd9503 │ │ │ │ @ instruction: 0xf8dd9024 │ │ │ │ @ instruction: 0xf85a8040 │ │ │ │ strbmi r4, [r9], -r2 │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ - bls cff068 <__read_chk@plt+0xc99c94> │ │ │ │ + bls cfeff8 <__read_chk@plt+0xc99c24> │ │ │ │ mrc2 7, 4, pc, cr2, cr9, {7} │ │ │ │ - blne 162baec <__read_chk@plt+0x15c6718> │ │ │ │ + blne 162ba7c <__read_chk@plt+0x15c66a8> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfe99a │ │ │ │ - bls 1b7c4b0 <__read_chk@plt+0x1b170dc> │ │ │ │ + @ instruction: 0xf8dfe9d2 │ │ │ │ + bls 1b7c440 <__read_chk@plt+0x1b1706c> │ │ │ │ @ instruction: 0xf85a4649 │ │ │ │ stmib sp, {r0, r1, ip, sp}^ │ │ │ │ andls r4, r0, r1, lsl #14 │ │ │ │ stmib sp, {r6, r9, sl, lr}^ │ │ │ │ movwls r5, #58883 @ 0xe603 │ │ │ │ mrc2 7, 3, pc, cr12, cr9, {7} │ │ │ │ - blne d2bb18 <__read_chk@plt+0xcc6744> │ │ │ │ + blne d2baa8 <__read_chk@plt+0xcc66d4> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfe984 │ │ │ │ - bls 153c44c <__read_chk@plt+0x14d7078> │ │ │ │ + @ instruction: 0xf8dfe9bc │ │ │ │ + bls 153c3dc <__read_chk@plt+0x14d7008> │ │ │ │ @ instruction: 0xf85a4649 │ │ │ │ stmib sp, {r0, r1, ip, sp}^ │ │ │ │ andls r4, r0, r1, lsl #14 │ │ │ │ stmib sp, {r6, r9, sl, lr}^ │ │ │ │ movwls r5, #58883 @ 0xe603 │ │ │ │ mcr2 7, 3, pc, cr6, cr9, {7} @ │ │ │ │ - blne 42bb44 <__read_chk@plt+0x3c6770> │ │ │ │ + blne 42bad4 <__read_chk@plt+0x3c6700> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfe96e │ │ │ │ - bls 1bbc3e8 <__read_chk@plt+0x1b57014> │ │ │ │ + @ instruction: 0xf8dfe9a6 │ │ │ │ + bls 1bbc378 <__read_chk@plt+0x1b56fa4> │ │ │ │ @ instruction: 0xf85a4649 │ │ │ │ stmib sp, {r0, r1, ip, sp}^ │ │ │ │ andls r4, r0, r1, lsl #14 │ │ │ │ stmib sp, {r6, r9, sl, lr}^ │ │ │ │ movwls r5, #58883 @ 0xe603 │ │ │ │ mrc2 7, 2, pc, cr0, cr9, {7} │ │ │ │ - bne ffb2bb70 <__read_chk@plt+0xffac679c> │ │ │ │ + bne ffb2bb00 <__read_chk@plt+0xffac672c> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfe958 │ │ │ │ + @ instruction: 0xf8dfe990 │ │ │ │ @ instruction: 0xf8df3ae0 │ │ │ │ - bls 1d34388 <__read_chk@plt+0x1ccefb4> │ │ │ │ + bls 1d34318 <__read_chk@plt+0x1ccef44> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, ip, pc}^ │ │ │ │ ldrls r5, [r3, -r3, lsl #12] │ │ │ │ @ instruction: 0xf85a9702 │ │ │ │ strbmi r7, [r9], -r1 │ │ │ │ streq lr, [r0, -sp, asr #19] │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ @ instruction: 0xf8dffe35 │ │ │ │ andcs r1, r5, #192, 20 @ 0xc0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bcc fee2bbb4 <__read_chk@plt+0xfedc67e0> │ │ │ │ - bls 1c53c88 <__read_chk@plt+0x1bee8b4> │ │ │ │ + ldmdb r4!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bcc fee2bb44 <__read_chk@plt+0xfedc6770> │ │ │ │ + bls 1c53c18 <__read_chk@plt+0x1bee844> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ strbmi r9, [r0], -r0 │ │ │ │ smlabtvc r1, sp, r9, lr │ │ │ │ stmib sp, {r0, r3, r6, r9, sl, lr}^ │ │ │ │ movwls r5, #58883 @ 0xe603 │ │ │ │ mrc2 7, 0, pc, cr14, cr9, {7} │ │ │ │ - bne fe72bbd4 <__read_chk@plt+0xfe6c6800> │ │ │ │ + bne fe72bb64 <__read_chk@plt+0xfe6c6790> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7774479 │ │ │ │ - @ instruction: 0xf8dfe926 │ │ │ │ + @ instruction: 0xf8dfe95e │ │ │ │ ldmdbls r3, {r4, r7, r9, fp, ip, sp} │ │ │ │ @ instruction: 0xf85a9a6c │ │ │ │ stmib sp, {r0, r1, ip, sp}^ │ │ │ │ strbmi r4, [r9], -r1, lsl #2 │ │ │ │ strbmi r9, [r0], -r0 │ │ │ │ strpl lr, [r3], -sp, asr #19 │ │ │ │ @ instruction: 0xf7f9930e │ │ │ │ @ instruction: 0xf8dffe07 │ │ │ │ andcs r1, r5, #116, 20 @ 0x74000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb lr, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bcc 1b2bc10 <__read_chk@plt+0x1ac683c> │ │ │ │ + stmdb r6, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bcc 1b2bba0 <__read_chk@plt+0x1ac67cc> │ │ │ │ strbmi r9, [r9], -lr, ror #20 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ ldcls 6, cr4, [r3], {64} @ 0x40 │ │ │ │ strpl lr, [r3], -sp, asr #19 │ │ │ │ movwls r9, #58370 @ 0xe402 │ │ │ │ ldc2l 7, cr15, [r0, #996]! @ 0x3e4 │ │ │ │ - blcs 1144e0 <__read_chk@plt+0xaf10c> │ │ │ │ + blcs 114470 <__read_chk@plt+0xaf09c> │ │ │ │ movwhi pc, #12289 @ 0x3001 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - blvs ff88e4bc <__read_chk@plt+0xff8290e8> │ │ │ │ + blvs ff88e44c <__read_chk@plt+0xff829078> │ │ │ │ @ instruction: 0xf0012e00 │ │ │ │ ldmdavs r5!, {r1, r3, r4, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf0022d00 │ │ │ │ andcs r8, ip, r5, ror #4 │ │ │ │ - blx b29cca <__read_chk@plt+0xac48f6> │ │ │ │ + blx ff529c58 <__read_chk@plt+0xff4c4884> │ │ │ │ andsmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ andsvs r4, r0, r0, lsl #13 │ │ │ │ - bcs 82bc60 <__read_chk@plt+0x7c688c> │ │ │ │ + bcs 82bbf0 <__read_chk@plt+0x7c681c> │ │ │ │ andcc pc, r2, sl, asr r8 @ │ │ │ │ - bcs 72bc68 <__read_chk@plt+0x6c6894> │ │ │ │ + bcs 72bbf8 <__read_chk@plt+0x6c6824> │ │ │ │ @ instruction: 0xf85a930e │ │ │ │ - bge ff4398fc <__read_chk@plt+0xff3d4528> │ │ │ │ + bge ff43988c <__read_chk@plt+0xff3d44b8> │ │ │ │ @ instruction: 0xf8df931b │ │ │ │ @ instruction: 0xf8cd3a10 │ │ │ │ ldrbtmi sl, [fp], #-116 @ 0xffffff8c │ │ │ │ @ instruction: 0xf8df9317 │ │ │ │ andsls r3, r8, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0x9751447b │ │ │ │ strcs r4, [r0], #-1690 @ 0xfffff966 │ │ │ │ @ instruction: 0xf8c8202c │ │ │ │ @ instruction: 0xf6ab4000 │ │ │ │ @ instruction: 0xf8c84924 │ │ │ │ @ instruction: 0xf8c84004 │ │ │ │ @ instruction: 0xf0fc4008 │ │ │ │ - strtmi pc, [r1], -r1, lsl #22 │ │ │ │ + strtmi pc, [r1], -r9, lsr #21 │ │ │ │ @ instruction: 0xf8c8222c │ │ │ │ @ instruction: 0xf7760000 │ │ │ │ - andscs lr, r0, r4, lsl #27 │ │ │ │ - blx fff29d28 <__read_chk@plt+0xffec4954> │ │ │ │ + @ instruction: 0x2010edbc │ │ │ │ + blx fe929cb8 <__read_chk@plt+0xfe8c48e4> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ subvs r6, r4, r4 │ │ │ │ sbcvs r6, r4, r4, lsl #1 │ │ │ │ @ instruction: 0xf8d84628 │ │ │ │ @ instruction: 0xf1157004 │ │ │ │ - ldrhtvs pc, [r8], -fp @ │ │ │ │ + eorsvs pc, r8, r3, ror #24 │ │ │ │ @ instruction: 0xf7774628 │ │ │ │ - @ instruction: 0x3009eab4 │ │ │ │ - blx ffaa9d4c <__read_chk@plt+0xffa44978> │ │ │ │ + andcc lr, r9, ip, ror #21 │ │ │ │ + blx fe4a9cdc <__read_chk@plt+0xfe444908> │ │ │ │ @ instruction: 0xf8c94607 │ │ │ │ strtmi r0, [r8], -r0 │ │ │ │ - b febab744 <__read_chk@plt+0xfeb46370> │ │ │ │ + b ff9ab6d4 <__read_chk@plt+0xff946300> │ │ │ │ @ instruction: 0xf1009b17 │ │ │ │ andcs r0, r1, #1073741826 @ 0x40000002 │ │ │ │ ldrtmi r9, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7779501 │ │ │ │ - strtmi lr, [r8], -ip, lsr #21 │ │ │ │ - b fe82b760 <__read_chk@plt+0xfe7c638c> │ │ │ │ + strtmi lr, [r8], -r4, ror #21 │ │ │ │ + b ff62b6f0 <__read_chk@plt+0xff5c631c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ andsvc r4, ip, #50331648 @ 0x3000000 │ │ │ │ @ instruction: 0xf8d96872 │ │ │ │ @ instruction: 0xf8d81000 │ │ │ │ @ instruction: 0xf7f90000 │ │ │ │ ldmdals r8, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf94cf0fc │ │ │ │ + @ instruction: 0xf8f4f0fc │ │ │ │ andcs r4, r5, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf8d84651 │ │ │ │ @ instruction: 0xf7774000 │ │ │ │ - blls ce7bb0 <__read_chk@plt+0xc827dc> │ │ │ │ + blls ce7c20 <__read_chk@plt+0xc8284c> │ │ │ │ strtmi r9, [r2], -r4, lsl #6 │ │ │ │ movwls r9, #15132 @ 0x3b1c │ │ │ │ movwls r9, #11027 @ 0x2b13 │ │ │ │ andls r9, r0, fp, lsl fp │ │ │ │ stmdbls r9, {r0, r8, r9, ip, pc} │ │ │ │ ldmdals r0, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stc2l 7, cr15, [r2, #-996]! @ 0xfffffc1c │ │ │ │ strdlt r6, [r6, #-134]! @ 0xffffff7a │ │ │ │ teqlt r5, r5, lsr r8 │ │ │ │ @ instruction: 0xf0fc200c │ │ │ │ - @ instruction: 0xf8c8faa7 │ │ │ │ + @ instruction: 0xf8c8fa4f │ │ │ │ strmi r0, [r0], r8 │ │ │ │ @ instruction: 0xf8dfe795 │ │ │ │ ldrbtmi r5, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ @ instruction: 0xf8dde7f4 │ │ │ │ svcls 0x0051a074 │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf7a04640 │ │ │ │ @ instruction: 0xf8dffab7 │ │ │ │ stmdavs r5!, {r2, r4, r8, fp, ip} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7772000 │ │ │ │ - @ instruction: 0xf8dfe850 │ │ │ │ + @ instruction: 0xf8dfe888 │ │ │ │ andcs r1, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r6, [r9], #-616 @ 0xfffffd98 │ │ │ │ @ instruction: 0xf7772000 │ │ │ │ - stmdavs r5!, {r3, r6, fp, sp, lr, pc} │ │ │ │ - mrrc2 1, 1, pc, r0, cr5 @ │ │ │ │ + stmdavs r5!, {r7, fp, sp, lr, pc} │ │ │ │ + blx fff29e0a <__read_chk@plt+0xffec4a36> │ │ │ │ ldmcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, r8, rrx │ │ │ │ ldrbtmi r9, [r9], #-3356 @ 0xfffff2e4 │ │ │ │ andcs pc, r3, sl, asr r8 @ │ │ │ │ bicsvs r6, sl, r3, lsr #16 │ │ │ │ andsvs r9, sl, #57344 @ 0xe000 │ │ │ │ orrsvs r9, sl, sp, ror sl │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ ldrsbvs r6, [sl, #-61] @ 0xffffffc3 │ │ │ │ @ instruction: 0xf7772205 │ │ │ │ - @ instruction: 0xf8dfe82e │ │ │ │ + @ instruction: 0xf8dfe866 │ │ │ │ @ instruction: 0xf8dd38d0 │ │ │ │ strbmi r9, [r1], -r0, asr #32 │ │ │ │ - bls 1b152ac <__read_chk@plt+0x1aafed8> │ │ │ │ + bls 1b1523c <__read_chk@plt+0x1aafe68> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blls cd26a0 <__read_chk@plt+0xc6d2cc> │ │ │ │ + blls cd2630 <__read_chk@plt+0xc6d25c> │ │ │ │ movwpl lr, #14797 @ 0x39cd │ │ │ │ strvc lr, [r1], -sp, asr #19 │ │ │ │ andls r9, r0, lr, lsl #22 │ │ │ │ @ instruction: 0xf7f94648 │ │ │ │ @ instruction: 0xf8dffd0b │ │ │ │ andcs r1, r5, #172, 16 @ 0xac0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmda r2, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmiacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strbmi r9, [r1], -pc, lsr #20 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ streq lr, [r0, -sp, asr #19] │ │ │ │ strls r4, [r3, #-1608] @ 0xfffff9b8 │ │ │ │ strls r9, [r2], -r4, lsl #4 │ │ │ │ movwls r9, #59988 @ 0xea54 │ │ │ │ subls pc, r0, sp, asr #17 │ │ │ │ ldc2l 7, cr15, [r2], #996 @ 0x3e4 │ │ │ │ @ instruction: 0xf7a04640 │ │ │ │ @ instruction: 0xf8dffa5d │ │ │ │ andcs r1, r5, #124, 16 @ 0x7c0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - @ instruction: 0xf7766825 │ │ │ │ - stmdavs r3!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7776825 │ │ │ │ + stmdavs r3!, {r1, r2, r3, r5, fp, sp, lr, pc} │ │ │ │ vpmin.s8 , , │ │ │ │ rsbvs r0, r8, #1073741824 @ 0x40000000 │ │ │ │ - bls 1745f38 <__read_chk@plt+0x16e0b64> │ │ │ │ + bls 1745ec8 <__read_chk@plt+0x16e0af4> │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ ldcls 8, cr2, [r3, #-384]! @ 0xfffffe80 │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ bicsvs r4, sl, r8, asr #12 │ │ │ │ @ instruction: 0xf8df921d │ │ │ │ @ instruction: 0xf85a2850 │ │ │ │ @@ -139720,24 +139692,24 @@ │ │ │ │ ldmdavs fp, {r6, fp, sp, lr} │ │ │ │ movwls r4, #5246 @ 0x147e │ │ │ │ @ instruction: 0x462b4632 │ │ │ │ stc2 0, cr15, [r4], #972 @ 0x3cc │ │ │ │ strbmi r6, [r8], -r7, lsr #16 │ │ │ │ @ instruction: 0xf88b2500 │ │ │ │ @ instruction: 0xf1155ff4 │ │ │ │ - ldrsbtvs pc, [r8], -r5 @ │ │ │ │ + eorsvs pc, r8, sp, ror fp @ │ │ │ │ ldmdals r0, {r0, r1, r2, r5, fp, sp, lr} │ │ │ │ rscsvs r4, pc, #59768832 @ 0x3900000 │ │ │ │ @ instruction: 0xff40f79e │ │ │ │ @ instruction: 0x46406078 │ │ │ │ - blx 8ab9b0 <__read_chk@plt+0x8465dc> │ │ │ │ + blx 8ab940 <__read_chk@plt+0x84656c> │ │ │ │ stmdane ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ stmdavs r7!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - svc 0x00b6f776 │ │ │ │ + svc 0x00eef776 │ │ │ │ ldmdbls r6, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ ubfxcs pc, pc, #17, #29 │ │ │ │ @ instruction: 0x46486278 │ │ │ │ svcls 0x00596119 │ │ │ │ bicsvs r9, r9, sp, lsl r9 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf85a815f │ │ │ │ @@ -139746,43 +139718,43 @@ │ │ │ │ @ instruction: 0x03a8f6ab │ │ │ │ andls r9, r0, #208896 @ 0x33000 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ @ instruction: 0x46324613 │ │ │ │ stc2l 0, cr15, [lr], #-972 @ 0xfffffc34 │ │ │ │ svcpl 0x00f4f88b │ │ │ │ strbmi r6, [r8], -r5, lsr #16 │ │ │ │ - blx fe929fda <__read_chk@plt+0xfe8c4c06> │ │ │ │ + blx 1329f6a <__read_chk@plt+0x12c4b96> │ │ │ │ stmdavs r5!, {r3, r5, sp, lr} │ │ │ │ @ instruction: 0x46299810 │ │ │ │ @ instruction: 0xf79e62ed │ │ │ │ - blls cad7c0 <__read_chk@plt+0xc483ec> │ │ │ │ - blcs 105d38 <__read_chk@plt+0xa0964> │ │ │ │ + blls cad750 <__read_chk@plt+0xc4837c> │ │ │ │ + blcs 105cc8 <__read_chk@plt+0xa08f4> │ │ │ │ strbhi pc, [r4, #1] @ │ │ │ │ sbfxne pc, pc, #17, #9 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ sbfxmi pc, pc, #17, #5 │ │ │ │ @ instruction: 0x26004479 │ │ │ │ - svc 0x007ef776 │ │ │ │ + svc 0x00b6f776 │ │ │ │ @ instruction: 0x379cf8df │ │ │ │ @ instruction: 0x179cf8df │ │ │ │ - stcls 4, cr4, [pc, #-496]! @ ed9cc <__read_chk@plt+0x885f8> │ │ │ │ + stcls 4, cr4, [pc, #-496]! @ ed95c <__read_chk@plt+0x88588> │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ strls r9, [r4, #-782] @ 0xfffffcf2 │ │ │ │ strls r9, [r3], -r2, lsl #8 │ │ │ │ @ instruction: 0xf85a9f10 │ │ │ │ stmib sp, {r0, ip}^ │ │ │ │ ldrtmi r0, [r8], -r0, lsl #2 │ │ │ │ strbmi r9, [r9], -pc, ror #20 │ │ │ │ mrrc2 7, 15, pc, r8, cr9 @ │ │ │ │ @ instruction: 0x1774f8df │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @ instruction: 0xf7764770 │ │ │ │ - @ instruction: 0xf8dfef5e │ │ │ │ + @ instruction: 0xf8dfef96 │ │ │ │ @ instruction: 0xf8df376c │ │ │ │ ldrbtmi r1, [ip], #-1900 @ 0xfffff894 │ │ │ │ @ instruction: 0xf85a9a70 │ │ │ │ movwls r3, #57347 @ 0xe003 │ │ │ │ strvs lr, [r3, #-2509] @ 0xfffff633 │ │ │ │ ldrbpl pc, [sl, #1293]! @ 0x50d @ │ │ │ │ @ instruction: 0xf5ab9402 │ │ │ │ @@ -139790,59 +139762,59 @@ │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ stmdaeq r8, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ ldrtmi r4, [r8], -r9, asr #12 │ │ │ │ ldc2 7, cr15, [r4], #-996 @ 0xfffffc1c │ │ │ │ @ instruction: 0xf7a04648 │ │ │ │ stmdavs r2!, {r0, r1, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5bf554 <__read_chk@plt+0xfe55a180> │ │ │ │ + bvs fe5bf4e4 <__read_chk@plt+0xfe55a110> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf7a06293 │ │ │ │ @ instruction: 0xf2abf997 │ │ │ │ stmdbls r4!, {r2, r3, r6, r7, r8, r9, ip, sp, lr} │ │ │ │ strls r4, [lr, #-1600] @ 0xfffff9c0 │ │ │ │ stmdavs r3!, {r1, r3, r4, fp, sp, lr} │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7], -r3, asr #19 │ │ │ │ @ instruction: 0xf8df619e │ │ │ │ andls r3, r1, #16, 14 @ 0x400000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - ldmdb r4!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svcvs 0x00f8f885 │ │ │ │ stmdavs r5!, {r6, r9, sl, lr} │ │ │ │ - blx aaa0ce <__read_chk@plt+0xa44cfa> │ │ │ │ + blx ff4aa05c <__read_chk@plt+0xff444c88> │ │ │ │ eorvs r6, r8, r7, lsr #16 │ │ │ │ - bvs fefbf5a0 <__read_chk@plt+0xfef5a1cc> │ │ │ │ + bvs fefbf530 <__read_chk@plt+0xfef5a15c> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf96ef7a0 │ │ │ │ @ instruction: 0xf8df6825 │ │ │ │ stmdbls sl, {r3, r4, r6, r7, r9, sl} │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ strne lr, [r7], -r5, asr #19 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r9, fp, #6029312 @ 0x5c0000 │ │ │ │ strcs r6, [ip, -pc, ror #5] │ │ │ │ cmnhi pc, lr, lsr #2 │ │ │ │ @ instruction: 0xf11561ae │ │ │ │ - rsbvs pc, r8, r7, lsl #22 │ │ │ │ + rsbvs pc, r8, pc, lsr #21 │ │ │ │ @ instruction: 0xf7a04648 │ │ │ │ stmdavs r4!, {r0, r1, r2, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61a306ac │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ stmdbls sl, {r0, r1, r2, r5, r6, r8, pc} │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0x61269f17 │ │ │ │ strne lr, [r7], -r4, asr #19 │ │ │ │ adcvs r6, r3, #1879048206 @ 0x7000000e │ │ │ │ - blx ffd2a138 <__read_chk@plt+0xffcc4d64> │ │ │ │ + blx fe72a0c8 <__read_chk@plt+0xfe6c4cf4> │ │ │ │ ldrtmi r6, [r4], -r0, rrx │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f33401 │ │ │ │ addmi pc, r6, #2834432 @ 0x2b4000 │ │ │ │ @ instruction: 0x4606bfb8 │ │ │ │ @ instruction: 0xf05b4620 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -139863,41 +139835,41 @@ │ │ │ │ svclt 0x000c4293 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vadd.i8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r6, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2587] @ 0xfffff5e5 │ │ │ │ @ instruction: 0xf0f39600 │ │ │ │ - bls 4acb54 <__read_chk@plt+0x447780> │ │ │ │ + bls 4acae4 <__read_chk@plt+0x447710> │ │ │ │ movwcs r6, #2108 @ 0x83c │ │ │ │ @ instruction: 0xf8824640 │ │ │ │ @ instruction: 0xf1153ff8 │ │ │ │ - rsbvs pc, r0, pc, lsr #21 │ │ │ │ + rsbvs pc, r0, r7, asr sl @ │ │ │ │ @ instruction: 0xf05b4628 │ │ │ │ strmi pc, [r4], -sp, lsl #27 │ │ │ │ stmdals r9, {r3, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf8faf7a0 │ │ │ │ andcs r9, r5, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf776b000 │ │ │ │ - ldmdavs fp!, {r2, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ - bls 9f61bc <__read_chk@plt+0x990de8> │ │ │ │ + ldmdavs fp!, {r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + bls 9f614c <__read_chk@plt+0x990d78> │ │ │ │ eoreq pc, r4, fp, asr #17 │ │ │ │ - bls 3861fc <__read_chk@plt+0x320e28> │ │ │ │ + bls 38618c <__read_chk@plt+0x320db8> │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ cmphi r9, r4, ror #11 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 44660c <__read_chk@plt+0x3e1238> │ │ │ │ - bls 6c6410 <__read_chk@plt+0x66103c> │ │ │ │ + bls 44659c <__read_chk@plt+0x3e11c8> │ │ │ │ + bls 6c63a0 <__read_chk@plt+0x660fcc> │ │ │ │ ldrsbvs r6, [sp, #-42] @ 0xffffffd6 │ │ │ │ @ instruction: 0xf1b968a2 │ │ │ │ @ instruction: 0xd1b90f00 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - bcs 127cc0 <__read_chk@plt+0xc28ec> │ │ │ │ + bcs 127c50 <__read_chk@plt+0xc287c> │ │ │ │ @ instruction: 0x232ad1ba │ │ │ │ @ instruction: 0xf8dde7bc │ │ │ │ @ instruction: 0xf8ddb070 │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ @ instruction: 0x46486552 │ │ │ │ @ instruction: 0xf8caf7a0 │ │ │ │ stmdavs sl!, {r3, r6, r9, sl, lr} │ │ │ │ @@ -139910,46 +139882,46 @@ │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ @ instruction: 0xf8df619c │ │ │ │ andls r3, r1, #128, 10 @ 0x20000000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - stmda r0!, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r9, [r0], -lr, lsl #22 │ │ │ │ @ instruction: 0xf883682e │ │ │ │ @ instruction: 0xf1154ff8 │ │ │ │ - stmdavs pc!, {r0, r4, r6, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r0, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0x46486030 │ │ │ │ rscsvs r6, pc, #765952 @ 0xbb000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf7a062bb │ │ │ │ stmdavs lr!, {r0, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ strbeq pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ - bvs fedd426c <__read_chk@plt+0xfed6ee98> │ │ │ │ + bvs fedd41fc <__read_chk@plt+0xfed6ee28> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0431407 │ │ │ │ ldrls r0, [r7, -r2, lsl #6] │ │ │ │ rscsvs r6, r7, #805306379 @ 0x3000000b │ │ │ │ teqvs r4, ip, lsl #14 │ │ │ │ @ instruction: 0x61b48177 │ │ │ │ - blx daa2b4 <__read_chk@plt+0xd44ee0> │ │ │ │ + @ instruction: 0xf9daf115 │ │ │ │ @ instruction: 0x46486070 │ │ │ │ @ instruction: 0xf882f7a0 │ │ │ │ - blls 447f20 <__read_chk@plt+0x3e2b4c> │ │ │ │ + blls 447eb0 <__read_chk@plt+0x3e2adc> │ │ │ │ ldreq pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ - bvs febc6520 <__read_chk@plt+0xfeb6114c> │ │ │ │ + bvs febc64b0 <__read_chk@plt+0xfeb610dc> │ │ │ │ stmdbls sl, {r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf043816f │ │ │ │ svcls 0x00170302 │ │ │ │ strtmi r6, [r7], -pc, ror #5 │ │ │ │ stmib r5, {r2, r3, r5, r8, sp, lr}^ │ │ │ │ adcvs r1, fp, #117440512 @ 0x7000000 │ │ │ │ - blx 7aa2e4 <__read_chk@plt+0x744f10> │ │ │ │ + @ instruction: 0xf9c2f115 │ │ │ │ and r6, r6, r8, rrx │ │ │ │ strcc r6, [r1, -r0, lsl #16] │ │ │ │ @ instruction: 0xf8d8f0f3 │ │ │ │ svclt 0x00b84284 │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ ldc2l 0, cr15, [r0], #364 @ 0x16c │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @@ -139970,41 +139942,41 @@ │ │ │ │ svclt 0x000c4293 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vadd.i8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r6, [r0], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2587] @ 0xfffff5e5 │ │ │ │ @ instruction: 0xf0f39600 │ │ │ │ - bls 4ac9a8 <__read_chk@plt+0x4475d4> │ │ │ │ + bls 4ac938 <__read_chk@plt+0x447564> │ │ │ │ movwcs r6, #2108 @ 0x83c │ │ │ │ @ instruction: 0xf8824640 │ │ │ │ @ instruction: 0xf1153ff8 │ │ │ │ - ldrdvs pc, [r0], #-153 @ 0xffffff67 @ │ │ │ │ + rsbvs pc, r0, r1, lsl #19 │ │ │ │ @ instruction: 0xf05b4628 │ │ │ │ @ instruction: 0x4604fcb7 │ │ │ │ stmdals r9, {r3, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf824f7a0 │ │ │ │ andcs r9, r5, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf776b000 │ │ │ │ - ldmdavs fp!, {r1, r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ - bls 976368 <__read_chk@plt+0x910f94> │ │ │ │ + ldmdavs fp!, {r1, r2, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + bls 9762f8 <__read_chk@plt+0x910f24> │ │ │ │ eoreq pc, r4, fp, asr #17 │ │ │ │ - bls 3863a8 <__read_chk@plt+0x320fd4> │ │ │ │ + bls 386338 <__read_chk@plt+0x320f64> │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ cmphi r9, r0, asr r4 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 4467b8 <__read_chk@plt+0x3e13e4> │ │ │ │ - bls 6c65bc <__read_chk@plt+0x6611e8> │ │ │ │ + bls 446748 <__read_chk@plt+0x3e1374> │ │ │ │ + bls 6c654c <__read_chk@plt+0x661178> │ │ │ │ ldrsbvs r6, [sp, #-42] @ 0xffffffd6 │ │ │ │ @ instruction: 0xf1b968a2 │ │ │ │ @ instruction: 0xd1b90f00 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - bcs 127e6c <__read_chk@plt+0xc2a98> │ │ │ │ + bcs 127dfc <__read_chk@plt+0xc2a28> │ │ │ │ @ instruction: 0x232ad1ba │ │ │ │ @ instruction: 0xf8dde7bc │ │ │ │ @ instruction: 0xf8ddb070 │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ @ instruction: 0x46486552 │ │ │ │ @ instruction: 0xfff4f79f │ │ │ │ stmdavs sl!, {r3, r6, r9, sl, lr} │ │ │ │ @@ -140012,103 +139984,103 @@ │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xffecf79f │ │ │ │ cmnpvc r4, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ strbmi r9, [r0], -r6, lsr #18 │ │ │ │ stmdavs fp!, {r1, r3, r4, fp, sp, lr} │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ - blmi fffc661c <__read_chk@plt+0xfff61248> │ │ │ │ + blmi fffc65ac <__read_chk@plt+0xfff611d8> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a9df0 <__read_chk@plt+0x444a1c> │ │ │ │ + blls 4a9e60 <__read_chk@plt+0x444a8c> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - @ instruction: 0xf97cf115 │ │ │ │ + @ instruction: 0xf924f115 │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefbf8f4 <__read_chk@plt+0xfef5a520> │ │ │ │ + bvs fefbf884 <__read_chk@plt+0xfef5a4b0> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xffc4f79f │ │ │ │ stmiami sp!, {r1, r2, r3, r5, fp, sp, lr}^ │ │ │ │ - bvs fedd4414 <__read_chk@plt+0xfed6f040> │ │ │ │ + bvs fedd43a4 <__read_chk@plt+0xfed6efd0> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0431407 │ │ │ │ ldrls r0, [r7, -r2, lsl #6] │ │ │ │ rscsvs r6, r7, #805306379 @ 0x3000000b │ │ │ │ teqvs r4, ip, lsl #14 │ │ │ │ @ instruction: 0x61b48177 │ │ │ │ - @ instruction: 0xf95ef115 │ │ │ │ + @ instruction: 0xf906f115 │ │ │ │ @ instruction: 0x46486070 │ │ │ │ @ instruction: 0xffaef79f │ │ │ │ - blls 4480c8 <__read_chk@plt+0x3e2cf4> │ │ │ │ + blls 448058 <__read_chk@plt+0x3e2c84> │ │ │ │ @ instruction: 0x61ab48e2 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11562ab │ │ │ │ - rsbvs pc, r8, r7, asr #18 │ │ │ │ + rsbvs pc, r8, pc, ror #17 │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f33701 │ │ │ │ addmi pc, r4, #327680 @ 0x50000 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05b4638 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi ff622820 <__read_chk@plt+0xff5bd44c> │ │ │ │ + blmi ff6227b0 <__read_chk@plt+0xff5bd3dc> │ │ │ │ svclt 0x00a82c64 │ │ │ │ @ instruction: 0xf8dd2464 │ │ │ │ ldrbtmi r9, [fp], #-44 @ 0xffffffd4 │ │ │ │ - blmi ff552cc4 <__read_chk@plt+0xff4ed8f0> │ │ │ │ + blmi ff552c54 <__read_chk@plt+0xff4ed880> │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - blcs fa07c <__read_chk@plt+0x94ca8> │ │ │ │ + blcs fa00c <__read_chk@plt+0x94c38> │ │ │ │ @ instruction: 0xf8d3d040 │ │ │ │ mrrcne 0, 8, r3, r8, cr4 │ │ │ │ addsmi sp, r3, #65 @ 0x41 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7bf99c <__read_chk@plt+0x75a5c8> │ │ │ │ + bls 7bf92c <__read_chk@plt+0x75a558> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ @ instruction: 0xf9d8f0f3 │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - @ instruction: 0xf908f115 │ │ │ │ + @ instruction: 0xf8b0f115 │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ - blx ffaaa22a <__read_chk@plt+0xffa44e56> │ │ │ │ + blx ffaaa1ba <__read_chk@plt+0xffa44de6> │ │ │ │ movtlt r4, #1540 @ 0x604 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - stcl 7, cr15, [ip], #472 @ 0x1d8 │ │ │ │ + stc 7, cr15, [r4, #-472]! @ 0xfffffe28 │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a26 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ ldrhhi r4, [r9, #-161] @ 0xffffff5f │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 446958 <__read_chk@plt+0x3e1584> │ │ │ │ - bls 6c675c <__read_chk@plt+0x661388> │ │ │ │ + bls 4468e8 <__read_chk@plt+0x3e1514> │ │ │ │ + bls 6c66ec <__read_chk@plt+0x661318> │ │ │ │ ldrsbvs r6, [sp, #-42] @ 0xffffffd6 │ │ │ │ @ instruction: 0xf1b968a2 │ │ │ │ @ instruction: 0xd1ba0f00 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - bcs 128010 <__read_chk@plt+0xc2c3c> │ │ │ │ + bcs 127fa0 <__read_chk@plt+0xc2bcc> │ │ │ │ @ instruction: 0x232ad1bb │ │ │ │ @ instruction: 0xf8dde7bd │ │ │ │ @ instruction: 0xf8ddb070 │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ @ instruction: 0x46486552 │ │ │ │ @ instruction: 0xff24f79f │ │ │ │ stmdavs sl!, {r3, r6, r9, sl, lr} │ │ │ │ @@ -140116,332 +140088,332 @@ │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xff1cf79f │ │ │ │ mvnsvs pc, #717225984 @ 0x2ac00000 │ │ │ │ strbmi r9, [r0], -r3, lsr #18 │ │ │ │ stmdavs fp!, {r1, r3, r4, fp, sp, lr} │ │ │ │ stmdbls sl, {r0, r3, r4, r8, sp, lr} │ │ │ │ strne lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ - blmi fe7467bc <__read_chk@plt+0xfe6e13e8> │ │ │ │ + blmi fe74674c <__read_chk@plt+0xfe6e1378> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a9c50 <__read_chk@plt+0x44487c> │ │ │ │ + blls 4a9cc0 <__read_chk@plt+0x4448ec> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - @ instruction: 0xf8acf115 │ │ │ │ + @ instruction: 0xf854f115 │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefbfa94 <__read_chk@plt+0xfef5a6c0> │ │ │ │ + bvs fefbfa24 <__read_chk@plt+0xfef5a650> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ mrc2 7, 7, pc, cr4, cr15, {4} │ │ │ │ stmmi fp, {r1, r2, r3, r5, fp, sp, lr} │ │ │ │ - bvs fedd45b4 <__read_chk@plt+0xfed6f1e0> │ │ │ │ + bvs fedd4544 <__read_chk@plt+0xfed6f170> │ │ │ │ stmib r6, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0431407 │ │ │ │ ldrls r0, [r7, -r2, lsl #6] │ │ │ │ rscsvs r6, r7, #805306379 @ 0x3000000b │ │ │ │ teqvs r4, ip, lsl #14 │ │ │ │ @ instruction: 0x61b48177 │ │ │ │ - @ instruction: 0xf88ef115 │ │ │ │ + @ instruction: 0xf836f115 │ │ │ │ @ instruction: 0x46486070 │ │ │ │ mrc2 7, 6, pc, cr14, cr15, {4} │ │ │ │ - blls 448268 <__read_chk@plt+0x3e2e94> │ │ │ │ + blls 4481f8 <__read_chk@plt+0x3e2e24> │ │ │ │ @ instruction: 0x61ab4880 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11562ab │ │ │ │ - rsbvs pc, r8, r7, ror r8 @ │ │ │ │ + rsbvs pc, r8, pc, lsl r8 @ │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23701 │ │ │ │ addmi pc, r4, #53, 30 @ 0xd4 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05b4638 │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi 1da29c0 <__read_chk@plt+0x1d3d5ec> │ │ │ │ + blmi 1da2950 <__read_chk@plt+0x1d3d57c> │ │ │ │ svclt 0x00a82c64 │ │ │ │ @ instruction: 0xf8dd2464 │ │ │ │ ldrbtmi r9, [fp], #-44 @ 0xffffffd4 │ │ │ │ - blmi 1cd2e64 <__read_chk@plt+0x1c6da90> │ │ │ │ + blmi 1cd2df4 <__read_chk@plt+0x1c6da20> │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - blcs fa21c <__read_chk@plt+0x94e48> │ │ │ │ + blcs fa1ac <__read_chk@plt+0x94dd8> │ │ │ │ @ instruction: 0xf8d3d042 │ │ │ │ mrrcne 0, 8, r3, r9, cr8 │ │ │ │ addsmi sp, r3, #67 @ 0x43 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7bfb3c <__read_chk@plt+0x75a768> │ │ │ │ + bls 7bfacc <__read_chk@plt+0x75a6f8> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ @ instruction: 0xf908f0f3 │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - @ instruction: 0xf838f115 │ │ │ │ + @ instruction: 0xffe0f114 │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ - blx 6aa3ca <__read_chk@plt+0x644ff6> │ │ │ │ + blx 6aa35a <__read_chk@plt+0x644f86> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ adcshi pc, r2, r0 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - ldc 7, cr15, [sl], {118} @ 0x76 │ │ │ │ + mrrc 7, 7, pc, r2, cr6 @ │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a23 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ cmphi r9, lr, asr #20 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ - bls 446afc <__read_chk@plt+0x3e1728> │ │ │ │ - bls 6c6900 <__read_chk@plt+0x66152c> │ │ │ │ + bls 446a8c <__read_chk@plt+0x3e16b8> │ │ │ │ + bls 6c6890 <__read_chk@plt+0x6614bc> │ │ │ │ ldrsbvs r6, [sp, #-42] @ 0xffffffd6 │ │ │ │ @ instruction: 0xf1b968a2 │ │ │ │ @ instruction: 0xd1b80f00 │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0x2320232a │ │ │ │ - bcs 1281ac <__read_chk@plt+0xc2dd8> │ │ │ │ + bcs 12813c <__read_chk@plt+0xc2d68> │ │ │ │ @ instruction: 0x232ad1b9 │ │ │ │ svclt 0x0000e7bb │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ - andseq r4, r7, r8, asr r8 │ │ │ │ + andseq r4, r7, ip, ror #14 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ - andseq r4, r7, ip, lsr #16 │ │ │ │ + andseq r4, r7, r0, asr #14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r4, r7, r8, lsl r8 │ │ │ │ + andseq r4, r7, ip, lsr #14 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ - andseq r4, r7, r4, lsl #16 │ │ │ │ + andseq r4, r7, r8, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - andseq r4, r7, ip, ror #15 │ │ │ │ + andseq r4, r7, r0, lsl #14 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ - andseq r4, r7, lr, asr #15 │ │ │ │ + andseq r4, r7, r2, ror #13 │ │ │ │ andeq r0, r0, r4, ror #17 │ │ │ │ - @ instruction: 0x001747bc │ │ │ │ + @ instruction: 0x001746d0 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ - andseq r4, r7, sl, lsr #15 │ │ │ │ + @ instruction: 0x001746be │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ - andseq r4, r7, sl, ror #15 │ │ │ │ - andseq r4, r7, ip, ror #15 │ │ │ │ - eoreq sp, fp, sl, asr pc │ │ │ │ - andseq r4, r7, lr, asr #12 │ │ │ │ - andseq r4, r7, r6, asr r6 │ │ │ │ + @ instruction: 0x001746fe │ │ │ │ + andseq r4, r7, r0, lsl #14 │ │ │ │ + eoreq sp, fp, lr, asr lr │ │ │ │ + andseq r4, r7, r2, ror #10 │ │ │ │ + andseq r4, r7, sl, ror #10 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ - andseq r4, r7, lr, asr #12 │ │ │ │ + andseq r4, r7, r2, ror #10 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ - andseq r4, r7, sl, lsl r6 │ │ │ │ + andseq r4, r7, lr, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x001745fe │ │ │ │ + andseq r4, r7, r2, lsl r5 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ - @ instruction: 0x0016c1b0 │ │ │ │ - mulseq r7, r8, r5 │ │ │ │ + andseq ip, r6, r4, asr #1 │ │ │ │ + andseq r4, r7, ip, lsr #9 │ │ │ │ andeq r1, r0, r8, lsr #4 │ │ │ │ - andseq r4, r7, r8, lsl #11 │ │ │ │ + mulseq r7, ip, r4 │ │ │ │ andeq r4, r0, r5, lsl ip │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r1, r0, r0, lsl #14 │ │ │ │ - andseq r4, r7, r4, ror #10 │ │ │ │ + andseq r4, r7, r8, ror r4 │ │ │ │ strdeq r4, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsr r6 │ │ │ │ - andseq r4, r7, lr, lsl #10 │ │ │ │ - andseq r4, r7, r2, asr #4 │ │ │ │ - andseq r4, r7, r6, lsr #4 │ │ │ │ - andseq r4, r7, r4, ror #8 │ │ │ │ - ldrheq ip, [r6], -sl │ │ │ │ + andseq r4, r7, r2, lsr #8 │ │ │ │ + andseq r4, r7, r6, asr r1 │ │ │ │ + andseq r4, r7, sl, lsr r1 │ │ │ │ + andseq r4, r7, r8, ror r3 │ │ │ │ + andseq fp, r6, lr, asr #31 │ │ │ │ muleq r0, r0, sl │ │ │ │ - andseq r4, r7, r6, ror #6 │ │ │ │ - mulseq r7, r8, r0 │ │ │ │ - andseq r4, r7, ip, ror r0 │ │ │ │ - @ instruction: 0x001742d6 │ │ │ │ - andseq fp, r6, r2, lsl pc │ │ │ │ + andseq r4, r7, sl, ror r2 │ │ │ │ + andseq r3, r7, ip, lsr #31 │ │ │ │ + mulseq r7, r0, pc @ │ │ │ │ + andseq r4, r7, sl, ror #3 │ │ │ │ + andseq fp, r6, r6, lsr #28 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x001741bc │ │ │ │ - @ instruction: 0x00173ef0 │ │ │ │ - @ instruction: 0x00173ed6 │ │ │ │ - andseq r4, r7, r6, asr #2 │ │ │ │ - andseq fp, r6, r0, ror sp │ │ │ │ + ldrsbeq r4, [r7], -r0 │ │ │ │ + andseq r3, r7, r4, lsl #28 │ │ │ │ + andseq r3, r7, sl, ror #27 │ │ │ │ + andseq r4, r7, sl, asr r0 │ │ │ │ + andseq fp, r6, r4, lsl #25 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - andseq r4, r7, ip, lsl r0 │ │ │ │ - andseq r3, r7, r0, asr sp │ │ │ │ - andseq r3, r7, r6, lsr sp │ │ │ │ - @ instruction: 0x00173fbe │ │ │ │ - @ instruction: 0x0016bbd0 │ │ │ │ + andseq r3, r7, r0, lsr pc │ │ │ │ + andseq r3, r7, r4, ror #24 │ │ │ │ + andseq r3, r7, sl, asr #24 │ │ │ │ + @ instruction: 0x00173ed2 │ │ │ │ + andseq fp, r6, r4, ror #21 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ strbmi pc, [r8], -r9, asr #27 @ │ │ │ │ - bvs fe5c8488 <__read_chk@plt+0xfe5630b4> │ │ │ │ + bvs fe5c8418 <__read_chk@plt+0xfe563044> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79f6293 │ │ │ │ @ instruction: 0xf5abfdc1 │ │ │ │ stmdbls r5!, {r2, r4, r5, r6, r7, r8, r9, sp, lr} │ │ │ │ ldmdavs sl, {r6, r9, sl, lr} │ │ │ │ tstvs r9, fp, lsr #16 │ │ │ │ stmib r3, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ - bcc ffa2c780 <__read_chk@plt+0xff9c73ac> │ │ │ │ + bcc ffa2c710 <__read_chk@plt+0xff9c733c> │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a9998 <__read_chk@plt+0x4445c4> │ │ │ │ + blls 4a9a08 <__read_chk@plt+0x444634> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - @ instruction: 0xff50f114 │ │ │ │ + mrc2 1, 7, pc, cr8, cr4, {0} │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefbfd4c <__read_chk@plt+0xfef5a978> │ │ │ │ + bvs fefbfcdc <__read_chk@plt+0xfef5a908> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ ldc2 7, cr15, [r8, #636] @ 0x27c │ │ │ │ @ instruction: 0xf8df682e │ │ │ │ stmdbls sl, {r2, r3, r5, r7, r9, fp} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r9, r3, #6029312 @ 0x5c0000 │ │ │ │ @ instruction: 0x270c62f7 │ │ │ │ cmnhi r7, r4, lsr r1 │ │ │ │ @ instruction: 0xf11461b4 │ │ │ │ - rsbsvs pc, r0, r1, lsr pc @ │ │ │ │ + ldrsbtvs pc, [r0], #-233 @ 0xffffff17 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ stmdavs sp!, {r0, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61ab0a80 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11462ab │ │ │ │ - rsbvs pc, r8, r9, lsl pc @ │ │ │ │ + rsbvs pc, r8, r1, asr #29 │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23701 │ │ │ │ addmi pc, r4, #13760 @ 0x35c0 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05b4638 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd1f3 │ │ │ │ @ instruction: 0x2c643a44 │ │ │ │ strbtcs fp, [r4], #-4008 @ 0xfffff058 │ │ │ │ ldrdls pc, [ip], -sp @ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ - bcc e2c840 <__read_chk@plt+0xdc746c> │ │ │ │ + bcc e2c7d0 <__read_chk@plt+0xdc73fc> │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - blcs fa4dc <__read_chk@plt+0x95108> │ │ │ │ + blcs fa46c <__read_chk@plt+0x95098> │ │ │ │ @ instruction: 0xf8d3d041 │ │ │ │ mrrcne 0, 9, r3, r8, cr0 │ │ │ │ addsmi sp, r3, #66 @ 0x42 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7bfdfc <__read_chk@plt+0x75aa28> │ │ │ │ + bls 7bfd8c <__read_chk@plt+0x75a9b8> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ @ instruction: 0xffa8f0f2 │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - mrc2 1, 6, pc, cr8, cr4, {0} │ │ │ │ + mcr2 1, 4, pc, cr0, cr4, {0} @ │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ @ instruction: 0xf9b6f05b │ │ │ │ movtlt r4, #34308 @ 0x8604 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r1, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - b ff02c30c <__read_chk@plt+0xfefc6f38> │ │ │ │ + b ffe2c29c <__read_chk@plt+0xffdc6ec8> │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a25 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ ldmibcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ sbcsvs r9, sl, #94208 @ 0x17000 │ │ │ │ stmiavs r2!, {r0, r2, r3, r4, r6, r8, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - bcs 122c48 <__read_chk@plt+0xbd874> │ │ │ │ + bcs 122bd8 <__read_chk@plt+0xbd804> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r0, r0, lsr #6] │ │ │ │ @ instruction: 0xd1ba2a00 │ │ │ │ ldr r2, [ip, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ @ instruction: 0x4648fcf3 │ │ │ │ - bvs fe5c8634 <__read_chk@plt+0xfe563260> │ │ │ │ + bvs fe5c85c4 <__read_chk@plt+0xfe5631f0> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79f6293 │ │ │ │ @ instruction: 0xf5abfceb │ │ │ │ stmdbls r7!, {r0, r3, r5, r6, r7, r8, r9, sp, lr} │ │ │ │ ldmdavs sl, {r6, r9, sl, lr} │ │ │ │ tstvs r9, fp, lsr #16 │ │ │ │ stmib r3, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ ldmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a97ec <__read_chk@plt+0x444418> │ │ │ │ + blls 4a985c <__read_chk@plt+0x444488> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - mrc2 1, 3, pc, cr10, cr4, {0} │ │ │ │ + mcr2 1, 1, pc, cr2, cr4, {0} @ │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefbfef8 <__read_chk@plt+0xfef5ab24> │ │ │ │ + bvs fefbfe88 <__read_chk@plt+0xfef5aab4> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ stc2l 7, cr15, [r2], {159} @ 0x9f │ │ │ │ @ instruction: 0xf8df682e │ │ │ │ stmdbls sl, {r3, r4, r8, fp} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r9, r3, #6029312 @ 0x5c0000 │ │ │ │ @ instruction: 0x270c62f7 │ │ │ │ cmnhi r7, r4, lsr r1 │ │ │ │ @ instruction: 0xf11461b4 │ │ │ │ - rsbsvs pc, r0, fp, asr lr @ │ │ │ │ + rsbsvs pc, r0, r3, lsl #28 │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ stmdavs sp!, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61ab08ec │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11462ab │ │ │ │ - rsbvs pc, r8, r3, asr #28 │ │ │ │ + rsbvs pc, r8, fp, ror #27 │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23701 │ │ │ │ addmi pc, r4, #1, 26 @ 0x40 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05b4638 │ │ │ │ stmdacs r0, {r0, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd1f3 │ │ │ │ @@ -140451,104 +140423,104 @@ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ stmiacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - bcs f6688 <__read_chk@plt+0x912b4> │ │ │ │ + bcs f6618 <__read_chk@plt+0x91244> │ │ │ │ @ instruction: 0xf8d2d041 │ │ │ │ mrrcne 0, 9, r2, r1, cr4 │ │ │ │ addsmi sp, r3, #66 @ 0x42 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7bffa8 <__read_chk@plt+0x75abd4> │ │ │ │ + bls 7bff38 <__read_chk@plt+0x75ab64> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ mrc2 0, 6, pc, cr2, cr2, {7} │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - mcr2 1, 0, pc, cr2, cr4, {0} @ │ │ │ │ + stc2 1, cr15, [sl, #80]! @ 0x50 │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ @ instruction: 0xf8e0f05b │ │ │ │ movtlt r4, #34308 @ 0x8604 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r2, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - stmib r6!, {r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 8ac448 <__read_chk@plt+0x847074> │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a27 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ stmdacs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs sp, r7, lsl sl │ │ │ │ stmiavs r3!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blcs 122df4 <__read_chk@plt+0xbda20> │ │ │ │ + blcs 122d84 <__read_chk@plt+0xbd9b0> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r0, r0, lsr #6] │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ ldr r2, [ip, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ @ instruction: 0x4648fc1d │ │ │ │ - bvs fe5c87e0 <__read_chk@plt+0xfe56340c> │ │ │ │ + bvs fe5c8770 <__read_chk@plt+0xfe56339c> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79f6293 │ │ │ │ vcvt.f16.s16 d15, d5, #21 │ │ │ │ stmdbls r8!, {r2, r3, r4, r8, r9, ip, sp, lr} │ │ │ │ ldmdavs sl, {r6, r9, sl, lr} │ │ │ │ tstvs r9, fp, lsr #16 │ │ │ │ stmib r3, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ sbfxcc pc, pc, #17, #29 │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a9640 <__read_chk@plt+0x44426c> │ │ │ │ + blls 4a96b0 <__read_chk@plt+0x4442dc> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - stc2 1, cr15, [r4, #80]! @ 0x50 │ │ │ │ + stc2l 1, cr15, [ip, #-80] @ 0xffffffb0 │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefc00a4 <__read_chk@plt+0xfef5acd0> │ │ │ │ + bvs fefc0034 <__read_chk@plt+0xfef5ac60> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - blx ffc2c612 <__read_chk@plt+0xffbc723e> │ │ │ │ + blx ffc2c5a2 <__read_chk@plt+0xffbc71ce> │ │ │ │ @ instruction: 0xf8df682e │ │ │ │ stmdbls sl, {r2, r7, r8, r9, sl} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r9, r3, #6029312 @ 0x5c0000 │ │ │ │ @ instruction: 0x270c62f7 │ │ │ │ cmnhi r7, r4, lsr r1 │ │ │ │ @ instruction: 0xf11461b4 │ │ │ │ - rsbsvs pc, r0, r5, lsl #27 │ │ │ │ + rsbsvs pc, r0, sp, lsr #26 │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ stmdavs sp!, {r0, r2, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61ab0758 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11462ab │ │ │ │ - rsbvs pc, r8, sp, ror #26 │ │ │ │ + rsbvs pc, r8, r5, lsl sp @ │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23701 │ │ │ │ addmi pc, r4, #11008 @ 0x2b00 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05b4638 │ │ │ │ stmdacs r0, {r0, r1, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd1f3 │ │ │ │ @@ -140558,104 +140530,104 @@ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0x370cf8df │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - bcs f6834 <__read_chk@plt+0x91460> │ │ │ │ + bcs f67c4 <__read_chk@plt+0x913f0> │ │ │ │ @ instruction: 0xf8d2d041 │ │ │ │ mrrcne 0, 9, r2, r0, cr8 │ │ │ │ addsmi sp, r3, #66 @ 0x42 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7c0154 <__read_chk@plt+0x75ad80> │ │ │ │ + bls 7c00e4 <__read_chk@plt+0x75ad10> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ ldc2l 0, cr15, [ip, #968]! @ 0x3c8 │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - stc2 1, cr15, [ip, #-80]! @ 0xffffffb0 │ │ │ │ + ldc2l 1, cr15, [r4], {20} │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ @ instruction: 0xf80af05b │ │ │ │ movtlt r4, #34308 @ 0x8604 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r1, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - ldmdb r0, {r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r8, {r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a28 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ pkhtbcs pc, ip, pc, asr #17 @ │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs sp, r7, lsl sl │ │ │ │ stmiavs r3!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blcs 122fa0 <__read_chk@plt+0xbdbcc> │ │ │ │ + blcs 122f30 <__read_chk@plt+0xbdb5c> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r0, r0, lsr #6] │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ ldr r2, [ip, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ strbmi pc, [r8], -r7, asr #22 @ │ │ │ │ - bvs fe5c898c <__read_chk@plt+0xfe5635b8> │ │ │ │ + bvs fe5c891c <__read_chk@plt+0xfe563548> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79f6293 │ │ │ │ @ instruction: 0xf5abfb3f │ │ │ │ stmdbls r9!, {r1, r2, r3, r4, r6, r7, r8, r9, sp, lr} │ │ │ │ ldmdavs sl, {r6, r9, sl, lr} │ │ │ │ tstvs r9, fp, lsr #16 │ │ │ │ stmib r3, {r1, r3, r8, fp, ip, pc}^ │ │ │ │ orrsvs r1, ip, r7, lsl #8 │ │ │ │ @ instruction: 0x3628f8df │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7764619 │ │ │ │ - blls 4a9494 <__read_chk@plt+0x4440c0> │ │ │ │ + blls 4a9504 <__read_chk@plt+0x444130> │ │ │ │ stmdavs lr!, {r6, r9, sl, lr} │ │ │ │ svcmi 0x00f8f883 │ │ │ │ - stc2l 1, cr15, [lr], {20} │ │ │ │ + ldc2l 1, cr15, [r6], #-80 @ 0xffffffb0 │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ - bvs fefc0250 <__read_chk@plt+0xfef5ae7c> │ │ │ │ + bvs fefc01e0 <__read_chk@plt+0xfef5ae0c> │ │ │ │ vst1.64 {d22-d25}, [r3 :256] │ │ │ │ @ instruction: 0xf0437300 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - blx 6ac7be <__read_chk@plt+0x6473ea> │ │ │ │ + blx 6ac74e <__read_chk@plt+0x64737a> │ │ │ │ @ instruction: 0xf8df682e │ │ │ │ stmdbls sl, {r4, r5, r6, r7, r8, sl} │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strne lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcsvs r9, r3, #6029312 @ 0x5c0000 │ │ │ │ @ instruction: 0x270c62f7 │ │ │ │ cmnhi r7, r4, lsr r1 │ │ │ │ @ instruction: 0xf11461b4 │ │ │ │ - rsbsvs pc, r0, pc, lsr #25 │ │ │ │ + rsbsvs pc, r0, r7, asr ip @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ stmdavs sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df9b0d │ │ │ │ @ instruction: 0x61ab05c4 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ cmnhi pc, sl, lsl #18 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ rscvs r9, pc, #23, 30 @ 0x5c │ │ │ │ @ instruction: 0x612c4627 │ │ │ │ strne lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ @ instruction: 0xf11462ab │ │ │ │ - mlsvs r8, r7, ip, pc @ │ │ │ │ + rsbvs pc, r8, pc, lsr ip @ │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23701 │ │ │ │ addmi pc, r4, #87040 @ 0x15400 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05a4638 │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd1f3 │ │ │ │ @@ -140665,254 +140637,254 @@ │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ ldrbcc pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ strmi r4, [r5], -r6, lsr #12 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ tstls fp, #112 @ 0x70 │ │ │ │ @ instruction: 0xf8d9e01f │ │ │ │ - bcs f69e0 <__read_chk@plt+0x9160c> │ │ │ │ + bcs f6970 <__read_chk@plt+0x9159c> │ │ │ │ @ instruction: 0xf8d2d041 │ │ │ │ mrrcne 0, 9, r2, r1, cr12 │ │ │ │ addsmi sp, r3, #66 @ 0x42 │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ stmdavs r2!, {r5, r8, r9, sp} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ andvs lr, r1, #3358720 @ 0x334000 │ │ │ │ - bls 7c0300 <__read_chk@plt+0x75af2c> │ │ │ │ + bls 7c0290 <__read_chk@plt+0x75aebc> │ │ │ │ strls r3, [r0], -r1, lsl #10 │ │ │ │ stc2 0, cr15, [r6, #-968]! @ 0xfffffc38 │ │ │ │ ldmdavs ip!, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f882 │ │ │ │ - mrrc2 1, 1, pc, r6, cr4 @ │ │ │ │ + blx aadfa <__read_chk@plt+0x45a26> │ │ │ │ strtmi r6, [r8], -r0, rrx │ │ │ │ @ instruction: 0xff34f05a │ │ │ │ movtlt r4, #34308 @ 0x8604 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ ldmdbls r8, {r0, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r0], -r7 │ │ │ │ - ldmda sl!, {r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r2!, {r1, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstcs ip, fp, lsr r8 │ │ │ │ @ instruction: 0xf8cb9a29 │ │ │ │ tstvs sl, r4, lsr #32 │ │ │ │ bicsvs r9, sl, sl, lsl #20 │ │ │ │ ldrbtcs pc, [r8], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf85a8159 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ orrsvs r9, sl, sp, lsl #20 │ │ │ │ cmpvs sp, r7, lsl sl │ │ │ │ stmiavs r3!, {r1, r3, r4, r6, r7, r9, sp, lr} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blcs 12314c <__read_chk@plt+0xbdd78> │ │ │ │ + blcs 1230dc <__read_chk@plt+0xbdd08> │ │ │ │ @ instruction: 0x232abf0c │ │ │ │ strb r2, [r0, r0, lsr #6] │ │ │ │ @ instruction: 0xd1ba2b00 │ │ │ │ ldr r2, [ip, sl, lsr #6]! │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2, #-1451] @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ @ instruction: 0x4648fa71 │ │ │ │ - bvs fe5c8b38 <__read_chk@plt+0xfe563764> │ │ │ │ + bvs fe5c8ac8 <__read_chk@plt+0xfe5636f4> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79f6293 │ │ │ │ @ instruction: 0xf6abfa69 │ │ │ │ svcls 0x000a13dc │ │ │ │ ldmdavs sl, {r1, r3, r5, r8, fp, ip, pc} │ │ │ │ cdpls 8, 1, cr6, cr1, cr11, {1} │ │ │ │ @ instruction: 0x46306119 │ │ │ │ strvc lr, [r7], #-2499 @ 0xfffff63d │ │ │ │ @ instruction: 0xf8df619c │ │ │ │ andls r3, r1, #148, 8 @ 0x94000000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - b 2ac8a0 <__read_chk@plt+0x2474cc> │ │ │ │ + b 10ac830 <__read_chk@plt+0x104745c> │ │ │ │ @ instruction: 0xf88b4630 │ │ │ │ stmdavs lr!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - blx fff2af26 <__read_chk@plt+0xffec5b52> │ │ │ │ + blx fe92aeb6 <__read_chk@plt+0xfe8c5ae2> │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0x46486030 │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ eorhi pc, ip, r8, asr #17 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ - blx 102c970 <__read_chk@plt+0xfc759c> │ │ │ │ + blx 102c900 <__read_chk@plt+0xfc752c> │ │ │ │ @ instruction: 0xf8df682e │ │ │ │ smlsdls sl, r4, r4, r0 │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ strvc lr, [r7], #-2502 @ 0xfffff63a │ │ │ │ @ instruction: 0xf043270c │ │ │ │ cmnhi r7, r2, lsl #6 │ │ │ │ teqvs r4, r3 @ │ │ │ │ @ instruction: 0xf8c661b4 │ │ │ │ @ instruction: 0xf114802c │ │ │ │ - ldrsbtvs pc, [r0], #-181 @ 0xffffff4b @ │ │ │ │ + rsbsvs pc, r0, sp, ror fp @ │ │ │ │ strtmi r4, [r6], -r8, asr #12 │ │ │ │ - blx a2c9a0 <__read_chk@plt+0x9c75cc> │ │ │ │ - blls 448bdc <__read_chk@plt+0x3e3808> │ │ │ │ + blx a2c930 <__read_chk@plt+0x9c755c> │ │ │ │ + blls 448b6c <__read_chk@plt+0x3e3798> │ │ │ │ strteq pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ - bvs febc71dc <__read_chk@plt+0xfeb61e08> │ │ │ │ + bvs febc716c <__read_chk@plt+0xfeb61d98> │ │ │ │ smchi 62536 @ 0xf448 │ │ │ │ @ instruction: 0xf0439f0a │ │ │ │ @ instruction: 0x612c0302 │ │ │ │ strvc lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ eorhi pc, ip, r5, asr #17 │ │ │ │ @ instruction: 0xf11462ab │ │ │ │ - strhtvs pc, [r8], #-189 @ 0xffffff43 @ │ │ │ │ + rsbvs pc, r8, r5, ror #22 │ │ │ │ stmdavs r0, {r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f23601 │ │ │ │ addmi pc, r4, #503808 @ 0x7b000 │ │ │ │ @ instruction: 0x4604bfb8 │ │ │ │ @ instruction: 0xf05a4630 │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi fffe3334 <__read_chk@plt+0xfff7df60> │ │ │ │ + blmi fffe32c4 <__read_chk@plt+0xfff7def0> │ │ │ │ @ instruction: 0xf8dd2c64 │ │ │ │ svclt 0x00a89044 │ │ │ │ strmi r2, [r5], -r4, ror #8 │ │ │ │ ldrbvs pc, [r2, -fp, lsr #11] @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ - blmi ffe937dc <__read_chk@plt+0xffe2e408> │ │ │ │ + blmi ffe9376c <__read_chk@plt+0xffe2e398> │ │ │ │ addge pc, r8, sp, asr #17 │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf8dd4bf4 │ │ │ │ ldrbtmi sl, [fp], #-48 @ 0xffffffd0 │ │ │ │ rsbshi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ movwls r3, #58367 @ 0xe3ff │ │ │ │ ldmdbvs r8, {r0, r3, r5, sp, lr, pc}^ │ │ │ │ suble r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf0ef6831 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dad050 │ │ │ │ - blcs fabb4 <__read_chk@plt+0x957e0> │ │ │ │ + blcs fab44 <__read_chk@plt+0x95770> │ │ │ │ @ instruction: 0xf6abd04f │ │ │ │ ldmibvs fp, {r2, r3, r4, r6, r7, r8, r9, ip}^ │ │ │ │ suble r2, r1, r0, lsl #22 │ │ │ │ - bls 488e90 <__read_chk@plt+0x423abc> │ │ │ │ + bls 488e20 <__read_chk@plt+0x423a4c> │ │ │ │ svclt 0x000c429a │ │ │ │ @ instruction: 0x2320232a │ │ │ │ vtst.8 d22, d1, d18 │ │ │ │ stmib sp, {r0, r8}^ │ │ │ │ strbmi r4, [r8], -r1, lsl #4 │ │ │ │ strcc r9, [r1, #-2587] @ 0xfffff5e5 │ │ │ │ @ instruction: 0xf0f29400 │ │ │ │ ldmdavs lr!, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ movwcs r4, #1608 @ 0x648 │ │ │ │ svccc 0x00f4f88b │ │ │ │ - blx 1bab042 <__read_chk@plt+0x1b45c6e> │ │ │ │ + blx 5aafd2 <__read_chk@plt+0x545bfe> │ │ │ │ @ instruction: 0x46286070 │ │ │ │ mcr2 0, 0, pc, cr0, cr10, {2} @ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ stmdals r9, {r0, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf9b4f79f │ │ │ │ andcs r9, r5, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xf8d72000 │ │ │ │ @ instruction: 0xf7758000 │ │ │ │ - ldmdavs fp!, {r1, r2, r3, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c8992a │ │ │ │ @ instruction: 0xf8da0024 │ │ │ │ tstvs r9, r0 │ │ │ │ bicsvs r9, r9, sl, lsl #18 │ │ │ │ andsvs r9, r9, #376832 @ 0x5c000 │ │ │ │ orrsvs r9, r9, sp, lsl #18 │ │ │ │ sbcsvs r9, r9, #28, 18 @ 0x70000 │ │ │ │ cmpvs sp, ip, lsl #2 │ │ │ │ @ instruction: 0xf6ab8159 │ │ │ │ - bcs f3bac <__read_chk@plt+0x8e7d8> │ │ │ │ + bcs f3b3c <__read_chk@plt+0x8e768> │ │ │ │ ldmibvs r8, {r0, r1, r2, r3, r5, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xd1af2800 │ │ │ │ - blcs 108f14 <__read_chk@plt+0xa3b40> │ │ │ │ + blcs 108ea4 <__read_chk@plt+0xa3ad0> │ │ │ │ movwls sp, #57787 @ 0xe1bb │ │ │ │ ldr r2, [sp, sl, lsr #6]! │ │ │ │ movwls r6, #59571 @ 0xe8b3 │ │ │ │ @ instruction: 0xf6abe7fa │ │ │ │ ldmdbvs fp, {r2, r3, r4, r6, r7, r8, r9, ip}^ │ │ │ │ @ instruction: 0xd1af2b00 │ │ │ │ ldmibmi pc!, {r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf8dd2205 │ │ │ │ ldrbtmi sl, [r9], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xf7754cbd │ │ │ │ - blls 4aa8ec <__read_chk@plt+0x445518> │ │ │ │ + blls 4aa95c <__read_chk@plt+0x445588> │ │ │ │ ldrbtmi r4, [ip], #-2492 @ 0xfffff644 │ │ │ │ strls r1, [r2], #-3802 @ 0xfffff126 │ │ │ │ @ instruction: 0xf04f2a01 │ │ │ │ svclt 0x00940411 │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ andls r9, r4, #50331648 @ 0x3000000 │ │ │ │ @ instruction: 0xf85a9b17 │ │ │ │ stmib sp, {r0, ip}^ │ │ │ │ - bls 156f098 <__read_chk@plt+0x1509cc4> │ │ │ │ + bls 156f028 <__read_chk@plt+0x1509c54> │ │ │ │ ldmdals r0, {r0, r3, r8, fp, ip, pc} │ │ │ │ stc2 7, cr15, [r8, #-992] @ 0xfffffc20 │ │ │ │ andcs r4, r5, #2916352 @ 0x2c8000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf7754cb1 │ │ │ │ - @ instruction: 0xf114ef00 │ │ │ │ - @ instruction: 0xf5abfb09 │ │ │ │ + @ instruction: 0xf114ef38 │ │ │ │ + @ instruction: 0xf5abfab1 │ │ │ │ ldrbtmi r7, [ip], #-740 @ 0xfffffd1c │ │ │ │ ldmdbvc r3, {r0, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf1046010 │ │ │ │ @ instruction: 0xf023002c │ │ │ │ @ instruction: 0xf043032a │ │ │ │ tstvc r3, sl, lsr #6 │ │ │ │ @ instruction: 0xf775221d │ │ │ │ - stmdals fp, {r2, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdals fp, {r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ stmdavs r1, {r0, r1, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf0012900 │ │ │ │ stcvs 1, cr8, [sl], {191} @ 0xbf │ │ │ │ tstpeq r0, #18 @ p-variant is OBSOLETE │ │ │ │ movwcs sp, #4101 @ 0x1005 │ │ │ │ eorcc pc, ip, r4, lsl #17 │ │ │ │ movtlt r6, #6145 @ 0x1801 │ │ │ │ ldreq r6, [r4], sl, lsl #25 │ │ │ │ - bmi fe8a411c <__read_chk@plt+0xfe83ed48> │ │ │ │ + bmi fe8a40ac <__read_chk@plt+0xfe83ecd8> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf882447a │ │ │ │ - bls 3badb8 <__read_chk@plt+0x3559e4> │ │ │ │ + bls 3bad48 <__read_chk@plt+0x355974> │ │ │ │ mvnlt r6, r1, lsl r8 │ │ │ │ ldrbeq r6, [r0], -sl, lsl #25 │ │ │ │ - bmi fe764134 <__read_chk@plt+0xfe6fed60> │ │ │ │ + bmi fe7640c4 <__read_chk@plt+0xfe6fecf0> │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ @ instruction: 0xf882447a │ │ │ │ - bls 3badd0 <__read_chk@plt+0x3559fc> │ │ │ │ + bls 3bad60 <__read_chk@plt+0x35598c> │ │ │ │ orrlt r6, r1, r1, lsl r8 │ │ │ │ ldreq r6, [r1], -sl, lsl #25 │ │ │ │ adcshi pc, pc, r0, asr #2 │ │ │ │ @ instruction: 0xf0434a93 │ │ │ │ ldrbtmi r0, [sl], #-776 @ 0xfffffcf8 │ │ │ │ eorcc pc, ip, r2, lsl #17 │ │ │ │ ldmdavs r2, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ ldcvs 1, cr11, [r2], {26} │ │ │ │ @ instruction: 0xf10005d2 │ │ │ │ @ instruction: 0xf8dd80b5 │ │ │ │ @ instruction: 0xf5ab9024 │ │ │ │ strcs r6, [r0, #-1106] @ 0xfffffbae │ │ │ │ @ instruction: 0xf79f4648 │ │ │ │ @ instruction: 0xf5abf90b │ │ │ │ - bmi fe34bcec <__read_chk@plt+0xfe2e6918> │ │ │ │ + bmi fe34bc7c <__read_chk@plt+0xfe2e68a8> │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r4, r5, r6, r8, fp, ip, pc} │ │ │ │ cdpls 8, 1, cr6, cr1, cr3, {1} │ │ │ │ tstcs r4, r9, lsl r1 │ │ │ │ tstpeq r7, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf85a6099 │ │ │ │ - bmi fe20ad7c <__read_chk@plt+0xfe1a59a8> │ │ │ │ + bmi fe20ad0c <__read_chk@plt+0xfe1a5938> │ │ │ │ andsvs r6, sp, #-1073741769 @ 0xc0000037 │ │ │ │ orrsvs r4, sp, sl, ror r4 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ andcs lr, r0, sp, asr #19 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7764630 │ │ │ │ - ldrtmi lr, [r0], -r4, lsr #17 │ │ │ │ + @ instruction: 0x4630e8dc │ │ │ │ @ instruction: 0xf88b6826 │ │ │ │ @ instruction: 0xf1145ff4 │ │ │ │ - mlasvs r0, r5, sl, pc @ │ │ │ │ + eorsvs pc, r0, sp, lsr sl @ │ │ │ │ stmdavs r6!, {r3, r6, r9, sl, lr} │ │ │ │ rscsvs r6, r6, #733184 @ 0xb3000 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf79f62b3 │ │ │ │ @ instruction: 0xf8d4f8dd │ │ │ │ ldrls r8, [r7], -r0 │ │ │ │ @@ -140923,215 +140895,215 @@ │ │ │ │ stmib r8, {r1, r8, r9}^ │ │ │ │ @ instruction: 0xf8c87507 │ │ │ │ ldrbtmi r3, [lr], #-40 @ 0xffffffd8 │ │ │ │ andspl pc, r0, r8, asr #17 │ │ │ │ andsvs pc, r8, r8, asr #17 │ │ │ │ strcs r9, [ip, -lr, lsl #14] │ │ │ │ andvc pc, sl, r8, lsr #17 │ │ │ │ - blx 1cab238 <__read_chk@plt+0x1c45e64> │ │ │ │ + blx 6ab1c8 <__read_chk@plt+0x645df4> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf8df4648 │ │ │ │ @ instruction: 0xf79f81a0 │ │ │ │ stmdavs r4!, {r0, r1, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #2150 @ 0x866 │ │ │ │ ldrbtmi r6, [r8], #-2723 @ 0xfffff55d │ │ │ │ @ instruction: 0x61a68167 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ cdpls 15, 1, cr9, cr7, cr14, {0} │ │ │ │ stmib r4, {r0, r2, r5, r8, sp, lr}^ │ │ │ │ rscvs r7, r6, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0xf11462a3 │ │ │ │ - rsbvs pc, r0, r5, asr sl @ │ │ │ │ + strdvs pc, [r0], #-157 @ 0xffffff63 @ │ │ │ │ @ instruction: 0xf858462c │ │ │ │ strcc r0, [r3], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xf912f0f2 │ │ │ │ svclt 0x00b84285 │ │ │ │ stccs 6, cr4, [pc], {5} │ │ │ │ - blmi 1763608 <__read_chk@plt+0x16fe234> │ │ │ │ + blmi 1763598 <__read_chk@plt+0x16fe1c4> │ │ │ │ @ instruction: 0xf04f2d64 │ │ │ │ svclt 0x00a80700 │ │ │ │ @ instruction: 0xf5ab2564 │ │ │ │ @ instruction: 0x463e6452 │ │ │ │ tstls r8, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf79f9809 │ │ │ │ @ instruction: 0xf8d4f88f │ │ │ │ - blls 11d2e54 <__read_chk@plt+0x116da80> │ │ │ │ + blls 11d2de4 <__read_chk@plt+0x116da10> │ │ │ │ ldmdbls r8, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf8c92000 │ │ │ │ @ instruction: 0xf7753010 │ │ │ │ - cdpne 14, 7, cr14, cr10, cr6, {1} │ │ │ │ + mrcne 14, 3, lr, cr10, cr14, {2} │ │ │ │ @ instruction: 0xf8c96823 │ │ │ │ - bcs 1aeefc <__read_chk@plt+0x149b28> │ │ │ │ + bcs 1aee8c <__read_chk@plt+0x149ab8> │ │ │ │ andhi pc, r4, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf851a102 │ │ │ │ ldrmi r2, [r1], #-34 @ 0xffffffde │ │ │ │ svclt 0x00004708 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ @ instruction: 0xffffd099 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ @ instruction: 0xf85a4a43 │ │ │ │ @ instruction: 0xf7fd2002 │ │ │ │ - bmi 119cfa0 <__read_chk@plt+0x1137bcc> │ │ │ │ + bmi 119cf30 <__read_chk@plt+0x1137b5c> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldmdalt sp!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a4a40 │ │ │ │ @ instruction: 0xf7fd2002 │ │ │ │ ldrbeq fp, [r2, #2104] @ 0x838 │ │ │ │ sbcshi pc, r5, r1, asr #2 │ │ │ │ @ instruction: 0xf0434a3d │ │ │ │ ldrbtmi r0, [sl], #-784 @ 0xfffffcf0 │ │ │ │ eorcc pc, ip, r2, lsl #17 │ │ │ │ - blmi fe8bcc <__read_chk@plt+0xf837f8> │ │ │ │ + blmi fe8b5c <__read_chk@plt+0xf83788> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf7fe930e │ │ │ │ teqcs sp, r3 @ │ │ │ │ mrc2 0, 6, pc, cr10, cr12, {6} │ │ │ │ cmppvs r2, #717225984 @ p-variant is OBSOLETE @ 0x2ac00000 │ │ │ │ @ instruction: 0xf114681c │ │ │ │ - strdvs pc, [r0], #-149 @ 0xffffff6b @ │ │ │ │ + mlsvs r0, sp, r9, pc @ │ │ │ │ stmdblt r5!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x601cf8d9 │ │ │ │ stmialt fp, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andseq r3, r7, r4, ror #26 │ │ │ │ - mulseq r7, r6, sl │ │ │ │ - andseq r3, r7, sl, ror sl │ │ │ │ - andseq r3, r7, r8, lsl sp │ │ │ │ - andseq fp, r6, r0, lsl r9 │ │ │ │ + andseq r3, r7, r8, ror ip │ │ │ │ + andseq r3, r7, sl, lsr #19 │ │ │ │ + andseq r3, r7, lr, lsl #19 │ │ │ │ + andseq r3, r7, ip, lsr #24 │ │ │ │ + andseq fp, r6, r4, lsr #16 │ │ │ │ andeq r0, r0, ip, lsl #26 │ │ │ │ - @ instruction: 0x00173bb8 │ │ │ │ - andseq r3, r7, sl, ror #17 │ │ │ │ - andseq r3, r7, lr, asr #17 │ │ │ │ - andseq r3, r7, r8, lsl #23 │ │ │ │ - andseq fp, r6, r4, ror #14 │ │ │ │ + andseq r3, r7, ip, asr #21 │ │ │ │ + @ instruction: 0x001737fe │ │ │ │ + andseq r3, r7, r2, ror #15 │ │ │ │ + mulseq r7, ip, sl │ │ │ │ + andseq fp, r6, r8, ror r6 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - andseq r3, r7, ip, lsl #20 │ │ │ │ - andseq r3, r7, lr, lsr r7 │ │ │ │ - andseq r3, r7, r2, lsr #14 │ │ │ │ - @ instruction: 0x001739f4 │ │ │ │ - @ instruction: 0x0016b5b8 │ │ │ │ + andseq r3, r7, r0, lsr #18 │ │ │ │ + andseq r3, r7, r2, asr r6 │ │ │ │ + andseq r3, r7, r6, lsr r6 │ │ │ │ + andseq r3, r7, r8, lsl #18 │ │ │ │ + andseq fp, r6, ip, asr #9 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ - andseq r3, r7, r0, ror #16 │ │ │ │ - mulseq r7, r2, r5 │ │ │ │ - andseq r3, r7, r6, ror r5 │ │ │ │ - andseq r3, r7, r4, ror #16 │ │ │ │ - andseq fp, r6, ip, lsl #8 │ │ │ │ + andseq r3, r7, r4, ror r7 │ │ │ │ + andseq r3, r7, r6, lsr #9 │ │ │ │ + andseq r3, r7, sl, lsl #9 │ │ │ │ + andseq r3, r7, r8, ror r7 │ │ │ │ + andseq fp, r6, r0, lsr #6 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ - andseq fp, r6, sl, ror #4 │ │ │ │ - @ instruction: 0x001733de │ │ │ │ - andseq r3, r7, r0, asr #7 │ │ │ │ + andseq fp, r6, lr, ror r1 │ │ │ │ + @ instruction: 0x001732f2 │ │ │ │ + @ instruction: 0x001732d4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x001736bc │ │ │ │ - andseq fp, r6, lr, asr #4 │ │ │ │ - @ instruction: 0x001735fa │ │ │ │ + @ instruction: 0x001735d0 │ │ │ │ + andseq fp, r6, r2, ror #2 │ │ │ │ + andseq r3, r7, lr, lsl #10 │ │ │ │ andeq r3, r0, r7, lsr #31 │ │ │ │ andeq r0, r0, ip, ror #17 │ │ │ │ - @ instruction: 0x001735d2 │ │ │ │ - eorseq lr, r8, r2, lsr lr │ │ │ │ - eorseq lr, r8, r8, ror #27 │ │ │ │ - ldrsbteq lr, [r8], -r0 │ │ │ │ - ldrhteq lr, [r8], -r6 │ │ │ │ + andseq r3, r7, r6, ror #9 │ │ │ │ + eorseq lr, r8, r2, lsr #29 │ │ │ │ + eorseq lr, r8, r8, asr lr │ │ │ │ + eorseq lr, r8, r0, asr #28 │ │ │ │ + eorseq lr, r8, r6, lsr #28 │ │ │ │ andeq r1, r0, ip │ │ │ │ - andseq r3, r7, r0, lsr r5 │ │ │ │ - andseq r3, r7, lr, ror #9 │ │ │ │ + andseq r3, r7, r4, asr #8 │ │ │ │ + andseq r3, r7, r2, lsl #8 │ │ │ │ andeq r6, r0, pc, asr lr │ │ │ │ - ldrsbteq r4, [r5], -r6 │ │ │ │ - ldrsheq r3, [r7], -r2 │ │ │ │ - andseq r3, r7, r0, lsl #9 │ │ │ │ + eorseq r4, r5, r6, asr #24 │ │ │ │ + andseq r3, r7, r6 │ │ │ │ + mulseq r7, r4, r3 │ │ │ │ andeq r1, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r4, ror #25 │ │ │ │ @ instruction: 0x00000cb0 │ │ │ │ - eorseq lr, r8, r2, lsr ip │ │ │ │ + eorseq lr, r8, r2, lsr #25 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0xf0dc213d │ │ │ │ stmdavs ip!, {r0, r1, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf984f114 │ │ │ │ + @ instruction: 0xf92cf114 │ │ │ │ rsbvs r9, r0, r2, lsl fp │ │ │ │ @ instruction: 0xf43d2b00 │ │ │ │ ldmdals r3!, {r0, r2, r5, r7, r8, fp, sp, pc}^ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ @ instruction: 0xf83ef0f2 │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ @ instruction: 0x46489017 │ │ │ │ @ instruction: 0xffc8f79e │ │ │ │ strbmi r6, [r8], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xffc0f79e │ │ │ │ - blcc d2d36c <__read_chk@plt+0xcc7f98> │ │ │ │ - blne d2d370 <__read_chk@plt+0xcc7f9c> │ │ │ │ + blcc d2d2fc <__read_chk@plt+0xcc7f28> │ │ │ │ + blne d2d300 <__read_chk@plt+0xcc7f2c> │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldrbtmi r6, [r9], #-2085 @ 0xfffff7db │ │ │ │ ldrmi r2, [r8], r0 │ │ │ │ @ instruction: 0xf775601d │ │ │ │ - stmdavs r3!, {r2, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r3, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ rsbvs r9, r8, #140, 20 @ 0x8c000 │ │ │ │ tstvs sl, r0, lsl #10 │ │ │ │ - blcs 62d390 <__read_chk@plt+0x5c7fbc> │ │ │ │ - blne 62d394 <__read_chk@plt+0x5c7fc0> │ │ │ │ + blcs 62d320 <__read_chk@plt+0x5c7f4c> │ │ │ │ + blne 62d324 <__read_chk@plt+0x5c7f50> │ │ │ │ ldrbtmi r9, [r9], #-3857 @ 0xfffff0ef │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ bicsvs r4, sl, r8, lsr r6 │ │ │ │ - blcs 32d3a4 <__read_chk@plt+0x2c7fd0> │ │ │ │ + blcs 32d334 <__read_chk@plt+0x2c7f60> │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ @ instruction: 0xf5ab621a │ │ │ │ orrsvs r6, r9, r6, lsr #4 │ │ │ │ - bcc 2d3b4 │ │ │ │ + bcc 2d344 │ │ │ │ ldrbtmi r6, [fp], #-2066 @ 0xfffff7ee │ │ │ │ movwls r9, #513 @ 0x201 │ │ │ │ vhsub.s8 d18, d1, d1 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - svc 0x0044f775 │ │ │ │ + svc 0x007cf775 │ │ │ │ @ instruction: 0xf88b4638 │ │ │ │ @ instruction: 0xf0f15ff4 │ │ │ │ stmdavs r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r1, [r8], -r3, asr #24 │ │ │ │ cmnhi r3, r1, lsl r7 │ │ │ │ - @ instruction: 0xf930f114 │ │ │ │ + @ instruction: 0xf8d8f114 │ │ │ │ eorsvs r6, r0, r3, lsr #16 │ │ │ │ @ instruction: 0xf8cd4648 │ │ │ │ sbcsvs r9, fp, #36 @ 0x24 │ │ │ │ @ instruction: 0xff7cf79e │ │ │ │ @ instruction: 0xf8df6826 │ │ │ │ andcs r1, r5, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xf8c84628 │ │ │ │ ldrbtmi r6, [r9], #-4 │ │ │ │ - ldc 7, cr15, [r2, #-468] @ 0xfffffe2c │ │ │ │ + stcl 7, cr15, [sl, #-468] @ 0xfffffe2c │ │ │ │ mrcls 2, 0, r6, cr7, cr0, {3} │ │ │ │ ldclne 8, cr6, [r1], #136 @ 0x88 │ │ │ │ - bcc feb2d410 <__read_chk@plt+0xfeac803c> │ │ │ │ + bcc feb2d3a0 <__read_chk@plt+0xfeac7fcc> │ │ │ │ tstvs r0, ip, lsr #16 │ │ │ │ cmphi r7, pc, lsl #4 │ │ │ │ @ instruction: 0xf8df970e │ │ │ │ @ instruction: 0xf85a7aa0 │ │ │ │ @ instruction: 0xf8df9003 │ │ │ │ - ldrbtmi r3, [pc], #-2716 @ ef0ac <__read_chk@plt+0x89cd8> │ │ │ │ + ldrbtmi r3, [pc], #-2716 @ ef03c <__read_chk@plt+0x89c68> │ │ │ │ andsls pc, ip, r2, asr #17 │ │ │ │ - bne fe62d430 <__read_chk@plt+0xfe5c805c> │ │ │ │ + bne fe62d3c0 <__read_chk@plt+0xfe5c7fec> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ andsvs r4, r3, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0x460a6197 │ │ │ │ stmdavs r3, {r9, sl, ip, pc} │ │ │ │ ldrtmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0x460e9811 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf9c0f0f2 │ │ │ │ ldmdals r1, {r0, r1, r5, fp, sp, lr} │ │ │ │ svcpl 0x00f4f88b │ │ │ │ @ instruction: 0xf1149318 │ │ │ │ - blls 72d4a8 <__read_chk@plt+0x6c80d4> │ │ │ │ + blls 72d2d8 <__read_chk@plt+0x6c7f04> │ │ │ │ stmdavs r3!, {r3, r4, sp, lr} │ │ │ │ sbcsvs r9, fp, #589824 @ 0x90000 │ │ │ │ @ instruction: 0xff3ef79e │ │ │ │ - bne 172d470 <__read_chk@plt+0x16c809c> │ │ │ │ + bne 172d400 <__read_chk@plt+0x16c802c> │ │ │ │ andcs r6, r5, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ andcc pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf7759318 │ │ │ │ - blls 72a458 <__read_chk@plt+0x6c5084> │ │ │ │ + blls 72a4c8 <__read_chk@plt+0x6c50f4> │ │ │ │ stmibls r7, {r1, r2, r3, r9, fp, ip, pc} │ │ │ │ stmdavs r3!, {r3, r4, r6, r9, sp, lr} │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ tstvs r9, ip, lsr sl │ │ │ │ andsls pc, ip, r3, asr #17 │ │ │ │ @ instruction: 0xf85a9917 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ @@ -141142,27 +141114,27 @@ │ │ │ │ movwls r4, #5704 @ 0x1648 │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf0f20101 │ │ │ │ strbmi pc, [r8], -r9, lsl #19 @ │ │ │ │ svcpl 0x00f4f88b │ │ │ │ subls pc, r4, sp, asr #17 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ - @ instruction: 0xf8b8f114 │ │ │ │ + @ instruction: 0xf860f114 │ │ │ │ @ instruction: 0xf8c96823 │ │ │ │ sbcsvs r0, fp, #0 │ │ │ │ @ instruction: 0xf79e9809 │ │ │ │ @ instruction: 0xf8dfff05 │ │ │ │ @ instruction: 0xf8d419f0 │ │ │ │ andcs r9, r5, #0 │ │ │ │ @ instruction: 0x46284479 │ │ │ │ andls pc, ip, r8, asr #17 │ │ │ │ - ldc 7, cr15, [sl], {117} @ 0x75 │ │ │ │ - bls fe309208 <__read_chk@plt+0xfe2a3e34> │ │ │ │ + ldcl 7, cr15, [r2], {117} @ 0x75 │ │ │ │ + bls fe309198 <__read_chk@plt+0xfe2a3dc4> │ │ │ │ eoreq pc, r4, r9, asr #17 │ │ │ │ - bls 4875ec <__read_chk@plt+0x422218> │ │ │ │ + bls 48757c <__read_chk@plt+0x4221a8> │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ ldmdbls r7, {r4, r6, r7, r8, fp, sp} │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ bicsvs r4, sl, r8, asr #12 │ │ │ │ stmibcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ @@ -141171,23 +141143,23 @@ │ │ │ │ @ instruction: 0x910063bd │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ vmax.s8 d20, d1, d11 │ │ │ │ @ instruction: 0xf0f20101 │ │ │ │ strbmi pc, [r8], -sp, asr #18 @ │ │ │ │ @ instruction: 0xf88b6827 │ │ │ │ @ instruction: 0xf1145ff4 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ stmdals r9, {r3, r4, r5, sp, lr} │ │ │ │ @ instruction: 0xf79e62db │ │ │ │ @ instruction: 0xf8dffecd │ │ │ │ stmdavs r7!, {r2, r3, r7, r8, fp, ip} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf8c84628 │ │ │ │ @ instruction: 0xf7757010 │ │ │ │ - stmdavs r3!, {r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4632 │ │ │ │ rsbsvs r1, r8, #120, 18 @ 0x1e0000 │ │ │ │ svcls 0x000e9e8a │ │ │ │ cmphi pc, lr, lsl r1 @ │ │ │ │ stmdbeq ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andne pc, r1, sl, asr r8 @ │ │ │ │ ldrbtmi r6, [r8], #-473 @ 0xfffffe27 │ │ │ │ @@ -141198,24 +141170,24 @@ │ │ │ │ stmdavs r9, {r3, r6, r9, sl, lr} │ │ │ │ ldmdbls r7, {r0, r8, ip, pc} │ │ │ │ strmi r9, [fp], -r0, lsl #2 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf916f0f2 │ │ │ │ stmdavs r6!, {r3, r6, r9, sl, lr} │ │ │ │ svcpl 0x00f4f88b │ │ │ │ - @ instruction: 0xf848f114 │ │ │ │ + @ instruction: 0xfff0f113 │ │ │ │ eorsvs r6, r0, r3, lsr #16 │ │ │ │ sbcsvs r9, fp, #589824 @ 0x90000 │ │ │ │ mrc2 7, 4, pc, cr6, cr14, {4} │ │ │ │ stmdbne ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #40, 12 @ 0x2800000 │ │ │ │ ldrbtmi r6, [r9], #-2085 @ 0xfffff7db │ │ │ │ andspl pc, r4, r8, asr #17 │ │ │ │ - stc 7, cr15, [ip], #-468 @ 0xfffffe2c │ │ │ │ - blls fe3492e0 <__read_chk@plt+0xfe2e3f0c> │ │ │ │ + stcl 7, cr15, [r4], #-468 @ 0xfffffe2c │ │ │ │ + blls fe349270 <__read_chk@plt+0xfe2e3e9c> │ │ │ │ tstvs r3, r8, ror #4 │ │ │ │ cmphi r7, r2, ror fp │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x06db311a │ │ │ │ strbhi pc, [r8], r0, asr #2 @ │ │ │ │ stmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @@ -141227,30 +141199,30 @@ │ │ │ │ @ instruction: 0xf85a4479 │ │ │ │ strtmi r3, [r8], -r3 │ │ │ │ vrshr.s32 d6, d3, #21 │ │ │ │ @ instruction: 0x619153bc │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ stmiacs r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ - blls 6c0490 <__read_chk@plt+0x65b0bc> │ │ │ │ + blls 6c0420 <__read_chk@plt+0x65b04c> │ │ │ │ @ instruction: 0xf0f29300 │ │ │ │ @ instruction: 0x4628f8d3 │ │ │ │ strcs r6, [r0, #-2086] @ 0xfffff7da │ │ │ │ svcpl 0x00f4f88b │ │ │ │ - @ instruction: 0xf804f114 │ │ │ │ + @ instruction: 0xffacf113 │ │ │ │ eorsvs r6, r0, r3, lsr #16 │ │ │ │ sbcsvs r9, fp, #589824 @ 0x90000 │ │ │ │ mrc2 7, 2, pc, cr2, cr14, {4} │ │ │ │ ldmcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ andcs r6, r5, #2424832 @ 0x250000 │ │ │ │ orrsvs r4, sp, r9, ror r4 │ │ │ │ - bl ffaad0b4 <__read_chk@plt+0xffa47ce0> │ │ │ │ - blls fe3c936c <__read_chk@plt+0xfe363f98> │ │ │ │ + ldc 7, cr15, [lr], {117} @ 0x75 │ │ │ │ + blls fe3c92fc <__read_chk@plt+0xfe363f28> │ │ │ │ tstvs r3, r8, ror #4 │ │ │ │ cmphi r3, lr, lsl #22 │ │ │ │ ldmdavs fp, {r1, r4, r5, r6, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311af893 │ │ │ │ @ instruction: 0xf140069f │ │ │ │ @ instruction: 0xf8df8692 │ │ │ │ @@ -141269,24 +141241,24 @@ │ │ │ │ ldrtmi r4, [r8], -sl, lsl #12 │ │ │ │ vtst.8 d22, d1, d11 │ │ │ │ movwls r0, #4353 @ 0x1101 │ │ │ │ movwls r9, #2839 @ 0xb17 │ │ │ │ @ instruction: 0xf888f0f2 │ │ │ │ stmdavs r6!, {r3, r4, r5, r9, sl, lr} │ │ │ │ svchi 0x00f4f88b │ │ │ │ - @ instruction: 0xffbaf113 │ │ │ │ + @ instruction: 0xff62f113 │ │ │ │ eorsvs r6, r0, r3, lsr #16 │ │ │ │ sbcsvs r9, fp, #589824 @ 0x90000 │ │ │ │ mcr2 7, 0, pc, cr8, cr14, {4} @ │ │ │ │ ldmdacc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldrbtmi r6, [r9], #-2086 @ 0xfffff7da │ │ │ │ bicsvs r4, lr, r0, asr #12 │ │ │ │ - bl fe82d148 <__read_chk@plt+0xfe7c7d74> │ │ │ │ + bl ff62d0d8 <__read_chk@plt+0xff5c7d04> │ │ │ │ strtmi r6, [sl], -r3, lsr #16 │ │ │ │ stmdane r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ rsbsvs r9, r0, #128, 26 @ 0x2000 │ │ │ │ strtvs pc, [r7], fp, lsr #11 │ │ │ │ @ instruction: 0x4638611d │ │ │ │ cmphi sp, lr, lsl #26 │ │ │ │ andpl pc, r1, sl, asr r8 @ │ │ │ │ @@ -141298,15 +141270,15 @@ │ │ │ │ ldmdbls r7, {r0, r3, r4, r7, r8, sp, lr} │ │ │ │ ldmdavs r3!, {r8, ip, pc} │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf84ef0f2 │ │ │ │ @ instruction: 0xf88b4638 │ │ │ │ stmdavs r7!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xff80f113 │ │ │ │ + @ instruction: 0xff28f113 │ │ │ │ @ instruction: 0xf44f9b0c │ │ │ │ eorsvs r7, r8, r0, lsl #2 │ │ │ │ stmdavs r7!, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ adcsvs r6, r9, #-268435441 @ 0xf000000f │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbvs r3!, {r0, r5, r9, sl, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @@ -141335,17 +141307,17 @@ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ ldc2 7, cr15, [r6, #632] @ 0x278 │ │ │ │ @ instruction: 0x376cf8df │ │ │ │ @ instruction: 0x176cf8df │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ ldrbtmi r6, [r9], #-2086 @ 0xfffff7da │ │ │ │ andsvs r2, lr, #0 │ │ │ │ - bl bad22c <__read_chk@plt+0xb47e58> │ │ │ │ + bl 19ad1bc <__read_chk@plt+0x1947de8> │ │ │ │ vadd.i8 d22, d1, d19 │ │ │ │ - bls fe12f864 <__read_chk@plt+0xfe0ca490> │ │ │ │ + bls fe12f7f4 <__read_chk@plt+0xfe0ca420> │ │ │ │ vrshr.s32 q3, q8, #21 │ │ │ │ tstvs sl, ip, lsl #12 │ │ │ │ cmphi sl, lr, lsl #20 │ │ │ │ @ instruction: 0x2748f8df │ │ │ │ @ instruction: 0xf8dd61dd │ │ │ │ @ instruction: 0xf85a8044 │ │ │ │ strbmi r9, [r0], -r2 │ │ │ │ @@ -141354,15 +141326,15 @@ │ │ │ │ movwls r9, #2839 @ 0xb17 │ │ │ │ @ instruction: 0x2730f8df │ │ │ │ ldrbtmi r6, [sl], #-2103 @ 0xfffff7c9 │ │ │ │ @ instruction: 0xf0f19701 │ │ │ │ @ instruction: 0x4640ffdf │ │ │ │ movwcs r6, #2087 @ 0x827 │ │ │ │ svccc 0x00f4f88b │ │ │ │ - @ instruction: 0xff10f113 │ │ │ │ + mrc2 1, 5, pc, cr8, cr3, {0} │ │ │ │ @ instruction: 0xf44f9b0c │ │ │ │ eorsvs r7, r8, r0, lsl #4 │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, fp, sp, lr} │ │ │ │ adcsvs r6, sl, #-268435441 @ 0xf000000f │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbvs r6!, {r1, r2, r3, r5, r7, r8, sl, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @@ -141373,162 +141345,162 @@ │ │ │ │ @ instruction: 0xf8cd46a2 │ │ │ │ strbmi fp, [r4], -ip, rrx │ │ │ │ @ instruction: 0x46a846b3 │ │ │ │ stcls 14, cr9, [r1, #76] @ 0x4c │ │ │ │ stmdals r9, {r1, sp, lr, pc} │ │ │ │ stc2l 7, cr15, [r2, #-632] @ 0xfffffd88 │ │ │ │ svccc 0x0004f85b │ │ │ │ - bls 489570 <__read_chk@plt+0x42419c> │ │ │ │ - bpl 229bf4 <__read_chk@plt+0x1c4820> │ │ │ │ - beq 16b920 <__read_chk@plt+0x10654c> │ │ │ │ + bls 489500 <__read_chk@plt+0x42412c> │ │ │ │ + bpl 229b84 <__read_chk@plt+0x1c47b0> │ │ │ │ + beq 16b8b0 <__read_chk@plt+0x1064dc> │ │ │ │ stmib r0, {r1, r6, r8, pc}^ │ │ │ │ orrvs r8, r6, r7, lsl #18 │ │ │ │ - blcs 108020 <__read_chk@plt+0xa2c4c> │ │ │ │ + blcs 107fb0 <__read_chk@plt+0xa2bdc> │ │ │ │ @ instruction: 0xf8ddd1ed │ │ │ │ strbmi sl, [r5], -r0, rrx │ │ │ │ ldrdlt pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xf5ab9809 │ │ │ │ @ instruction: 0xf79e6452 │ │ │ │ @ instruction: 0xf8dffd29 │ │ │ │ @ instruction: 0xf8df36a4 │ │ │ │ andcs r1, r5, #164, 12 @ 0xa400000 │ │ │ │ stmdavs r6!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ @ instruction: 0xf775625e │ │ │ │ - stmdavs r3!, {r1, r2, r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r1, r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ rsbsvs r9, r0, #532480 @ 0x82000 │ │ │ │ ldrvs pc, [ip], fp, lsr #11 │ │ │ │ - bls 4879ac <__read_chk@plt+0x4225d8> │ │ │ │ + bls 48793c <__read_chk@plt+0x422568> │ │ │ │ @ instruction: 0xf8df815a │ │ │ │ bicsvs r2, sp, r0, lsl #13 │ │ │ │ ldrdhi pc, [r4], #-141 @ 0xffffff73 │ │ │ │ andls pc, r2, sl, asr r8 @ │ │ │ │ - bls 5c0e58 <__read_chk@plt+0x55ba84> │ │ │ │ + bls 5c0de8 <__read_chk@plt+0x55ba14> │ │ │ │ @ instruction: 0xf8c3619a │ │ │ │ - blls 6d35e0 <__read_chk@plt+0x66e20c> │ │ │ │ + blls 6d3570 <__read_chk@plt+0x66e19c> │ │ │ │ @ instruction: 0xf8df9300 │ │ │ │ ldmdavs r7!, {r3, r5, r6, r9, sl, sp} │ │ │ │ smlsdxls r1, sl, r4, r4 │ │ │ │ @ instruction: 0xff72f0f1 │ │ │ │ stmdavs r7!, {r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ @ instruction: 0xf1133ff4 │ │ │ │ - blls 42f00c <__read_chk@plt+0x3c9c38> │ │ │ │ + blls 42ee3c <__read_chk@plt+0x3c9a68> │ │ │ │ andvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdavs r7!, {r3, r4, r5, sp, lr} │ │ │ │ rscsvs r6, pc, #1769472 @ 0x1b0000 │ │ │ │ - blcs 108078 <__read_chk@plt+0xa2ca4> │ │ │ │ + blcs 108008 <__read_chk@plt+0xa2c34> │ │ │ │ ldrhi pc, [lr, #-64]! @ 0xffffffc0 │ │ │ │ @ instruction: 0x2e006976 │ │ │ │ ldrbhi pc, [r5, #0]! @ │ │ │ │ @ instruction: 0xb3236833 │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [fp], -r0, lsl #8 │ │ │ │ subsge pc, ip, sp, asr #17 │ │ │ │ strtmi r4, [r2], r5, asr #12 │ │ │ │ stcls 6, cr4, [lr], {152} @ 0x98 │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ mcrls 6, 4, r4, cr2, cr3, {5} │ │ │ │ stmdals r9, {r1, sp, lr, pc} │ │ │ │ ldc2l 7, cr15, [r4], {158} @ 0x9e │ │ │ │ svccc 0x0004f85b │ │ │ │ - bls 5c966c <__read_chk@plt+0x564298> │ │ │ │ - bvs 229cd0 <__read_chk@plt+0x1c48fc> │ │ │ │ - beq 16b9fc <__read_chk@plt+0x106628> │ │ │ │ + bls 5c95fc <__read_chk@plt+0x564228> │ │ │ │ + bvs 229c60 <__read_chk@plt+0x1c488c> │ │ │ │ + beq 16b98c <__read_chk@plt+0x1065b8> │ │ │ │ stmib r0, {r2, r6, r8, pc}^ │ │ │ │ orrvs r8, r2, r7, lsl #18 │ │ │ │ - blcs 1080fc <__read_chk@plt+0xa2d28> │ │ │ │ + blcs 10808c <__read_chk@plt+0xa2cb8> │ │ │ │ @ instruction: 0xf8ddd1ed │ │ │ │ @ instruction: 0xf8dda05c │ │ │ │ @ instruction: 0xf8dfb038 │ │ │ │ ldrbtmi r3, [fp], #-1508 @ 0xfffffa1c │ │ │ │ - blcs 109660 <__read_chk@plt+0xa428c> │ │ │ │ + blcs 1095f0 <__read_chk@plt+0xa421c> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr1, cr12, {1} │ │ │ │ @ instruction: 0xf7f69810 │ │ │ │ @ instruction: 0xf7fcf813 │ │ │ │ teqcs sp, ip, lsl #29 │ │ │ │ - blx 10ab97a <__read_chk@plt+0x10465a6> │ │ │ │ + blx 10ab90a <__read_chk@plt+0x1046536> │ │ │ │ @ instruction: 0xf113682c │ │ │ │ - rsbvs pc, r0, fp, asr lr @ │ │ │ │ + rsbvs pc, r0, r3, lsl #28 │ │ │ │ ldmiblt r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq pc, ip, #-1073741784 @ 0xc0000028 │ │ │ │ ldcllt 7, cr15, [fp], #996 @ 0x3e4 │ │ │ │ @ instruction: 0xf7f93b28 │ │ │ │ - blls ede878 <__read_chk@plt+0xe794a4> │ │ │ │ + blls ede808 <__read_chk@plt+0xe79434> │ │ │ │ @ instruction: 0xf1034628 │ │ │ │ @ instruction: 0xf7f90514 │ │ │ │ - blls bde66c <__read_chk@plt+0xb79298> │ │ │ │ + blls bde5fc <__read_chk@plt+0xb79228> │ │ │ │ @ instruction: 0xf103980b │ │ │ │ @ instruction: 0xf7f9052c │ │ │ │ @ instruction: 0xf1a7bdf8 │ │ │ │ @ instruction: 0xf7f90224 │ │ │ │ - blcc 51e928 <__read_chk@plt+0x4b9554> │ │ │ │ + blcc 51e8b8 <__read_chk@plt+0x4b94e4> │ │ │ │ ldclt 7, cr15, [ip], {249} @ 0xf9 │ │ │ │ @ instruction: 0x46219810 │ │ │ │ @ instruction: 0xf9acf79d │ │ │ │ @ instruction: 0xf7fc6060 │ │ │ │ @ instruction: 0xf8dfbd8a │ │ │ │ @ instruction: 0xf85a357c │ │ │ │ @ instruction: 0xf7fa4003 │ │ │ │ @ instruction: 0xf8dfbc1a │ │ │ │ @ instruction: 0xf85a2574 │ │ │ │ @ instruction: 0xf7fa2002 │ │ │ │ @ instruction: 0xf8dfba06 │ │ │ │ ldrbtmi r0, [r8], #-1388 @ 0xfffffa94 │ │ │ │ - mcr2 1, 1, pc, cr6, cr3, {0} @ │ │ │ │ + stc2l 1, cr15, [lr, #76] @ 0x4c │ │ │ │ @ instruction: 0xb1be6228 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blls c5e310 <__read_chk@plt+0xbf8f3c> │ │ │ │ + blls c5e2a0 <__read_chk@plt+0xbf8ecc> │ │ │ │ ldreq pc, [r8, #-419] @ 0xfffffe5d │ │ │ │ @ instruction: 0xf0fa2014 │ │ │ │ - @ instruction: 0xf8dffc4d │ │ │ │ + @ instruction: 0xf8dffbf5 │ │ │ │ andcs r3, r1, #80, 10 @ 0x14000000 │ │ │ │ ldrbtmi r9, [fp], #-1537 @ 0xfffff9ff │ │ │ │ tstcs r4, r8, lsr #32 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77533ff │ │ │ │ - stmdavs fp!, {r3, r4, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r4, r6, sl, fp, sp, lr, pc} │ │ │ │ ldrbvc r2, [sl], #512 @ 0x200 │ │ │ │ ldmdals fp, {r9, sp}^ │ │ │ │ @ instruction: 0xf05a4611 │ │ │ │ @ instruction: 0xf8dffc13 │ │ │ │ andcs r1, r5, #44, 10 @ 0xb000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmib r4!, {r0, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldc2l 1, cr15, [lr, #76]! @ 0x4c │ │ │ │ - bllt fe96d6b8 <__read_chk@plt+0xfe9082e4> │ │ │ │ + b c2d428 <__read_chk@plt+0xbc8054> │ │ │ │ + stc2 1, cr15, [r6, #76]! @ 0x4c │ │ │ │ + bllt fe96d648 <__read_chk@plt+0xfe908274> │ │ │ │ @ instruction: 0xf1a39b2d │ │ │ │ bfi r0, r0, #10, #16 │ │ │ │ ldrcc pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf7f8447b │ │ │ │ - blls 4de67c <__read_chk@plt+0x4792a8> │ │ │ │ + blls 4de60c <__read_chk@plt+0x479238> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ andcc r9, r4, pc, lsl fp │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blx ff22bb60 <__read_chk@plt+0xff1c678c> │ │ │ │ + blx 1c2baf0 <__read_chk@plt+0x1bc671c> │ │ │ │ ldmlt r1, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blls 8c985c <__read_chk@plt+0x864488> │ │ │ │ + blls 8c97ec <__read_chk@plt+0x864418> │ │ │ │ @ instruction: 0xf8d33008 │ │ │ │ @ instruction: 0xf11c22a4 │ │ │ │ - @ instruction: 0xf7fcfab9 │ │ │ │ + @ instruction: 0xf7fcfa61 │ │ │ │ @ instruction: 0xf113b88d │ │ │ │ - @ instruction: 0xf7f9fddb │ │ │ │ + @ instruction: 0xf7f9fd83 │ │ │ │ andcc fp, ip, r6, asr #17 │ │ │ │ - ldc2l 1, cr15, [r6, #76] @ 0x4c │ │ │ │ + ldc2l 1, cr15, [lr, #-76]! @ 0xffffffb4 │ │ │ │ stclt 7, cr15, [r7, #996] @ 0x3e4 │ │ │ │ - ldc2l 1, cr15, [r2, #76] @ 0x4c │ │ │ │ + ldc2l 1, cr15, [sl, #-76]! @ 0xffffffb4 │ │ │ │ ldcllt 7, cr15, [sl, #-996] @ 0xfffffc1c │ │ │ │ @ instruction: 0xf79e9809 │ │ │ │ svcls 0x002efc21 │ │ │ │ ldrtne pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2085 @ 0xfffff7db │ │ │ │ - ldmib r8!, {r0, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0!, {r0, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbls lr, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ rsbvs r4, r8, #52428800 @ 0x3200000 │ │ │ │ ldmdbls r9, {r0, r3, r4, r8, sp, lr}^ │ │ │ │ ldmdbls sp, {r0, r3, r4, r6, r8, pc} │ │ │ │ @ instruction: 0xf8df61d9 │ │ │ │ ldcls 4, cr1, [r1, #-640] @ 0xfffffd80 │ │ │ │ @ instruction: 0xf85a4628 │ │ │ │ @@ -141537,45 +141509,45 @@ │ │ │ │ cmppne r8, fp, lsr #13 @ p-variant is OBSOLETE │ │ │ │ movwls r9, #2867 @ 0xb33 │ │ │ │ tstls r1, r9, lsl #16 │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ mrc2 0, 3, pc, cr0, cr1, {7} │ │ │ │ @ instruction: 0xf88b4628 │ │ │ │ stmdavs r5!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ - stc2 1, cr15, [r2, #76]! @ 0x4c │ │ │ │ + stc2l 1, cr15, [sl, #-76] @ 0xffffffb4 │ │ │ │ eorvs r6, r8, r4, lsr #16 │ │ │ │ ldmdals r0, {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf79d62e4 │ │ │ │ rsbvs pc, r0, sp, lsl #18 │ │ │ │ - blt 22d78c <__read_chk@plt+0x1c83b8> │ │ │ │ + blt 22d71c <__read_chk@plt+0x1c8348> │ │ │ │ strbvc pc, [fp, #-1451]! @ 0xfffffa55 @ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f16828 │ │ │ │ - blls c6e8f8 <__read_chk@plt+0xc09524> │ │ │ │ + blls c6e888 <__read_chk@plt+0xc094b4> │ │ │ │ ldmdavs r8, {r2, r9, sl, lr} │ │ │ │ mrrc2 0, 15, pc, r0, cr1 @ │ │ │ │ @ instruction: 0xf5ab4284 │ │ │ │ svclt 0x00966452 │ │ │ │ stmdavs r8!, {r0, r2, r3, r5, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0f16818 │ │ │ │ stcls 12, cr15, [r9, #-284] @ 0xfffffee4 │ │ │ │ strtmi r1, [r8], -r7, asr #25 │ │ │ │ - blx ff5ad642 <__read_chk@plt+0xff54826e> │ │ │ │ + blx ff5ad5d2 <__read_chk@plt+0xff5481fe> │ │ │ │ strtmi r6, [r8], -r2, lsr #16 │ │ │ │ - bvs fe5d4bf4 <__read_chk@plt+0xfe56f820> │ │ │ │ + bvs fe5d4b84 <__read_chk@plt+0xfe56f7b0> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79e6293 │ │ │ │ @ instruction: 0xf8dffbc9 │ │ │ │ andcs r1, r5, #24, 8 @ 0x18000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7756826 │ │ │ │ - stmdavs r2!, {r1, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r1, r3, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ eorslt r9, r9, #93184 @ 0x16c00 │ │ │ │ svccc 0x00036270 │ │ │ │ - blmi ff7c7c44 <__read_chk@plt+0xff762870> │ │ │ │ + blmi ff7c7bd4 <__read_chk@plt+0xff762800> │ │ │ │ tstls lr, r1, asr r1 │ │ │ │ @ instruction: 0xf85a9e11 │ │ │ │ bicsvs r3, r3, r3 │ │ │ │ tstls r7, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf85a4bfb │ │ │ │ andsvs r3, r3, #3 │ │ │ │ @ instruction: 0xf85a4bfa │ │ │ │ @@ -141588,30 +141560,30 @@ │ │ │ │ smlabtvc r0, sp, r9, lr │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4615447a │ │ │ │ mcr2 0, 0, pc, cr12, cr1, {7} @ │ │ │ │ @ instruction: 0x96114630 │ │ │ │ @ instruction: 0xf88b6826 │ │ │ │ @ instruction: 0xf1138ff4 │ │ │ │ - eorsvs pc, r0, sp, lsr sp @ │ │ │ │ + eorsvs pc, r0, r5, ror #25 │ │ │ │ ldmdals r0, {r1, r2, r5, fp, sp, lr} │ │ │ │ rscsvs r4, r6, #51380224 @ 0x3100000 │ │ │ │ @ instruction: 0xf8a8f79d │ │ │ │ stmdals r9, {r4, r5, r6, sp, lr} │ │ │ │ - blx fe2ad6da <__read_chk@plt+0xfe248306> │ │ │ │ + blx fe2ad66a <__read_chk@plt+0xfe248296> │ │ │ │ stmiami r8!, {r1, r2, r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r6, [r8], #-2739 @ 0xfffff54d │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf11362b3 │ │ │ │ - rsbsvs pc, r0, r9, lsr #26 │ │ │ │ + ldrsbtvs pc, [r0], #-193 @ 0xffffff3f @ │ │ │ │ @ instruction: 0xf79e9809 │ │ │ │ stmibmi r3!, {r0, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ stmdavs r6!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - ldmdb r2, {r0, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl, {r0, r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbls lr, {r0, r1, r5, fp, sp, lr} │ │ │ │ rsbsvs r4, r0, #44040192 @ 0x2a00000 │ │ │ │ ldmdbls r7, {r0, r3, r4, r6, r8, pc} │ │ │ │ ldmibmi sp, {r0, r3, r4, r6, r7, r8, sp, lr}^ │ │ │ │ tstvs sp, sp, lsr #26 │ │ │ │ @ instruction: 0xf85a9e11 │ │ │ │ andsvs r1, r9, #1 │ │ │ │ @@ -141619,44 +141591,44 @@ │ │ │ │ @ instruction: 0x463b9018 │ │ │ │ stmdavs r9!, {r8, r9, sl, ip, pc} │ │ │ │ vrhadd.s8 d25, d1, d1 │ │ │ │ @ instruction: 0xf0f10101 │ │ │ │ ldrtmi pc, [r0], -sp, asr #27 @ │ │ │ │ @ instruction: 0xf88b6825 │ │ │ │ @ instruction: 0xf1138ff4 │ │ │ │ - stmdavs r4!, {r0, r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r4!, {r0, r1, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r1], -r8, lsr #32 │ │ │ │ rscvs r9, r4, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xf86af79d │ │ │ │ @ instruction: 0xf7fc6060 │ │ │ │ @ instruction: 0xf044bd24 │ │ │ │ stmdacs r0, {r0, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - bge 46c9d8 <__read_chk@plt+0x407604> │ │ │ │ + bge 46c968 <__read_chk@plt+0x407594> │ │ │ │ @ instruction: 0xf5ab9d09 │ │ │ │ @ instruction: 0x46286452 │ │ │ │ - blx 10ad76a <__read_chk@plt+0x1048396> │ │ │ │ + blx 10ad6fa <__read_chk@plt+0x1048326> │ │ │ │ strtmi r6, [r8], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx ead77a <__read_chk@plt+0xe483a6> │ │ │ │ + blx ead70a <__read_chk@plt+0xe48336> │ │ │ │ stmibmi r3, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - bls 1df7908 <__read_chk@plt+0x1d92534> │ │ │ │ + bls 1df7898 <__read_chk@plt+0x1d924c4> │ │ │ │ ldrbtmi r6, [r9], #-282 @ 0xfffffee6 │ │ │ │ @ instruction: 0xf7752205 │ │ │ │ - stmdavs r5!, {r1, r2, r3, r6, r7, fp, sp, lr, pc} │ │ │ │ - ldc2l 1, cr15, [r6], {19} │ │ │ │ + stmdavs r5!, {r1, r2, r8, fp, sp, lr, pc} │ │ │ │ + ldc2l 1, cr15, [lr], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xf5ab6823 │ │ │ │ eorvs r7, r8, lr, asr #3 │ │ │ │ sbcsvs r6, fp, #630784 @ 0x9a000 │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ - bmi fef48398 <__read_chk@plt+0xfeee2fc4> │ │ │ │ + bmi fef48328 <__read_chk@plt+0xfeee2f54> │ │ │ │ andeq pc, r2, sl, asr r8 @ │ │ │ │ bicsvs r9, r8, ip, lsl #20 │ │ │ │ - bcs 109984 <__read_chk@plt+0xa45b0> │ │ │ │ + bcs 109914 <__read_chk@plt+0xa4540> │ │ │ │ ldrthi pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x6c09694a │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmdavc r4, {r0, r2, r5, sl, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavc ip, {r0, r5, sl, pc}^ │ │ │ │ @@ -141673,199 +141645,199 @@ │ │ │ │ stmdbls r9, {r8} │ │ │ │ @ instruction: 0xf7979810 │ │ │ │ @ instruction: 0xf7fdf8e9 │ │ │ │ @ instruction: 0x9c09b9b8 │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r7, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldmibmi r4!, {r0, r1, r3, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r1, lsr #31 │ │ │ │ - blx ffaad818 <__read_chk@plt+0xffa48444> │ │ │ │ + blx ffaad7a8 <__read_chk@plt+0xffa483d4> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ strls r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldrbtmi r2, [pc], #-1024 @ ef9ac <__read_chk@plt+0x8a5d8> │ │ │ │ + ldrbtmi r2, [pc], #-1024 @ ef93c <__read_chk@plt+0x8a568> │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx ff7ad830 <__read_chk@plt+0xff74845c> │ │ │ │ + blx ff7ad7c0 <__read_chk@plt+0xff7483ec> │ │ │ │ @ instruction: 0x61044b9a │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ ldcls 3, cr9, [r1, #-0] │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movwls r4, #5672 @ 0x1628 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7754619 │ │ │ │ - strtmi lr, [r8], -r0, lsl #21 │ │ │ │ + @ instruction: 0x4628eab8 │ │ │ │ svcmi 0x00f4f88b │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ - ldc2l 1, cr15, [r0], #-76 @ 0xffffffb4 │ │ │ │ + ldc2 1, cr15, [r8], {19} │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ - blls 37821c <__read_chk@plt+0x312e48> │ │ │ │ + blls 3781ac <__read_chk@plt+0x312dd8> │ │ │ │ stmib r6, {r3, r5, sp, lr}^ │ │ │ │ - bvs fedbca10 <__read_chk@plt+0xfed5763c> │ │ │ │ + bvs fedbc9a0 <__read_chk@plt+0xfed575cc> │ │ │ │ @ instruction: 0xf0438172 │ │ │ │ stmdals r9, {r1, r8, r9} │ │ │ │ rscsvs r6, r6, #805306379 @ 0x3000000b │ │ │ │ @ instruction: 0xf79e61b7 │ │ │ │ @ instruction: 0xf8d8fab3 │ │ │ │ - blls 383a0c <__read_chk@plt+0x31e638> │ │ │ │ + blls 38399c <__read_chk@plt+0x31e5c8> │ │ │ │ tstvs r4, ip, lsl #4 │ │ │ │ strcc lr, [r7], #-2501 @ 0xfffff63b │ │ │ │ - bvs febc1c28 <__read_chk@plt+0xfeb5c854> │ │ │ │ + bvs febc1bb8 <__read_chk@plt+0xfeb5c7e4> │ │ │ │ ldrbtmi r8, [r8], #-362 @ 0xfffffe96 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ adcvs r6, fp, #-536870898 @ 0xe000000e │ │ │ │ @ instruction: 0xf11361af │ │ │ │ - rsbvs pc, r8, sp, asr #24 │ │ │ │ + strdvs pc, [r8], #-181 @ 0xffffff4b @ │ │ │ │ @ instruction: 0xf79e9809 │ │ │ │ @ instruction: 0xf8d8fa9d │ │ │ │ - blls 383a38 <__read_chk@plt+0x31e664> │ │ │ │ + blls 3839c8 <__read_chk@plt+0x31e5f4> │ │ │ │ tstvs r4, ip, lsl #4 │ │ │ │ ldmdami fp!, {r0, r1, r3, r5, r6, r7, r8, sp, lr}^ │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ @ instruction: 0xf043622c │ │ │ │ @ instruction: 0x61af0302 │ │ │ │ cmnhi sl, fp, lsr #5 │ │ │ │ @ instruction: 0xf11362ee │ │ │ │ - blls 42eb34 <__read_chk@plt+0x3c9760> │ │ │ │ + blls 42e964 <__read_chk@plt+0x3c9590> │ │ │ │ ldmdavs fp, {r3, r5, r6, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d982d4 │ │ │ │ teqlt r0, r4, lsl r0 │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf1a3021c │ │ │ │ @ instruction: 0xf0d10120 │ │ │ │ @ instruction: 0xf5abfb17 │ │ │ │ stmdals r9, {r1, r4, r6, r8, r9, sl, sp, lr} │ │ │ │ - blx 1ead8f8 <__read_chk@plt+0x1e48524> │ │ │ │ + blx 1ead888 <__read_chk@plt+0x1e484b4> │ │ │ │ tstvs r3, sp, asr fp │ │ │ │ ldmdavs ip!, {r2, r3, r8, sp} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ stcls 8, cr4, [sl, #-416] @ 0xfffffe60 │ │ │ │ mvnvs r6, r6, ror #5 │ │ │ │ @ instruction: 0xf85a4b67 │ │ │ │ ldrbtmi r5, [fp], #-0 │ │ │ │ @ instruction: 0x61a38161 │ │ │ │ cmnvs r2, r1, lsr #12 │ │ │ │ ldmdals r0, {r9, sp} │ │ │ │ @ instruction: 0xf79c6225 │ │ │ │ - blmi 19aeb54 <__read_chk@plt+0x1949780> │ │ │ │ + blmi 19aeae4 <__read_chk@plt+0x1949710> │ │ │ │ subge pc, ip, sp, asr #17 │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ subslt pc, ip, sp, asr #17 │ │ │ │ ldrmi r4, [fp], sl, lsr #13 │ │ │ │ - blls 8c7c44 <__read_chk@plt+0x862870> │ │ │ │ + blls 8c7bd4 <__read_chk@plt+0x862800> │ │ │ │ rsccc pc, r4, #13828096 @ 0xd30000 │ │ │ │ eorle r2, r3, sl, lsl #22 │ │ │ │ @ instruction: 0x46149b10 │ │ │ │ stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf503920e │ │ │ │ @ instruction: 0xf109594b │ │ │ │ stmdals r9, {r2, r5, r8, fp} │ │ │ │ - blx 122d95c <__read_chk@plt+0x11c8588> │ │ │ │ - blls 1849bdc <__read_chk@plt+0x17e4808> │ │ │ │ + blx 122d8ec <__read_chk@plt+0x11c8518> │ │ │ │ + blls 1849b6c <__read_chk@plt+0x17e4798> │ │ │ │ mrsvs r2, R11_usr │ │ │ │ - blls 381394 <__read_chk@plt+0x31bfc0> │ │ │ │ + blls 381324 <__read_chk@plt+0x31bf50> │ │ │ │ strcc r6, [r1], #-364 @ 0xfffffe94 │ │ │ │ rscvs r9, lr, #16, 16 @ 0x100000 │ │ │ │ - bcc 2ea210 <__read_chk@plt+0x284e3c> │ │ │ │ + bcc 2ea1a0 <__read_chk@plt+0x284dcc> │ │ │ │ andslt pc, r8, r5, asr #17 │ │ │ │ andhi pc, sl, r5, lsr #17 │ │ │ │ - blx 2d97a │ │ │ │ + blx 2d90a │ │ │ │ svccs 0x0004f859 │ │ │ │ - bcs 387cb0 <__read_chk@plt+0x3228dc> │ │ │ │ - bls 4a42a8 <__read_chk@plt+0x43eed4> │ │ │ │ + bcs 387c40 <__read_chk@plt+0x32286c> │ │ │ │ + bls 4a4238 <__read_chk@plt+0x43ee64> │ │ │ │ @ instruction: 0xf0002a0a │ │ │ │ andcs r8, sl, #145 @ 0x91 │ │ │ │ svclt 0x0000e7d1 │ │ │ │ - ldrshteq lr, [r8], -r2 │ │ │ │ - andseq r3, r7, r2, asr #6 │ │ │ │ + eorseq lr, r8, r2, ror #22 │ │ │ │ + andseq r3, r7, r6, asr r2 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r3, r0, fp, lsr #12 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - andseq r3, r7, r2, lsr #6 │ │ │ │ - andseq r3, r7, r2, ror #5 │ │ │ │ + andseq r3, r7, r6, lsr r2 │ │ │ │ + @ instruction: 0x001731f6 │ │ │ │ andeq r0, r0, r4, lsr #24 │ │ │ │ andeq r2, r0, r7 │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x0016abf8 │ │ │ │ - andseq r3, r7, r8, lsl #5 │ │ │ │ + andseq sl, r6, ip, lsl #22 │ │ │ │ + mulseq r7, ip, r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r3, r7, r4, lsr r2 │ │ │ │ + andseq r3, r7, r8, asr #2 │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ - @ instruction: 0x001731de │ │ │ │ + ldrsheq r3, [r7], -r2 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ andeq r3, r0, fp, lsl r3 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - mulseq r7, r6, r1 │ │ │ │ + andseq r3, r7, sl, lsr #1 │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r9, lsr #28 │ │ │ │ - andseq sl, r6, ip, lsl #20 │ │ │ │ - eorseq lr, r8, r6, lsl r8 │ │ │ │ - andseq r3, r7, r8, lsr #2 │ │ │ │ + andseq sl, r6, r0, lsr #18 │ │ │ │ + eorseq lr, r8, r6, lsl #17 │ │ │ │ + andseq r3, r7, ip, lsr r0 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - mulseq r6, r2, r9 │ │ │ │ + andseq sl, r6, r6, lsr #17 │ │ │ │ andeq r1, r0, sp, lsl #27 │ │ │ │ - eorseq lr, r8, r2, lsl #15 │ │ │ │ - ldrheq r3, [r7], -r6 │ │ │ │ + ldrshteq lr, [r8], -r2 │ │ │ │ + andseq r2, r7, sl, asr #31 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ @ instruction: 0x000031bb │ │ │ │ andeq r3, r0, fp, ror #2 │ │ │ │ - mlaseq r8, lr, r6, lr │ │ │ │ - @ instruction: 0x00172ff6 │ │ │ │ + eorseq lr, r8, lr, lsl #14 │ │ │ │ + andseq r2, r7, sl, lsl #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andseq sl, r6, r2, lsr #16 │ │ │ │ - eorseq lr, r8, r4, asr #11 │ │ │ │ - andseq r2, r7, r8, lsr pc │ │ │ │ + andseq sl, r6, r6, lsr r7 │ │ │ │ + eorseq lr, r8, r4, lsr r6 │ │ │ │ + andseq r2, r7, ip, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ - andseq sl, r6, r8, asr #14 │ │ │ │ - ldrshteq lr, [r8], -sl │ │ │ │ + andseq sl, r6, ip, asr r6 │ │ │ │ + eorseq lr, r8, sl, ror #10 │ │ │ │ andeq r1, r0, r4, ror r7 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ - andseq fp, r6, lr, lsl r8 │ │ │ │ - eoreq r3, fp, sl, lsr #5 │ │ │ │ - ldrheq r3, [r7], -r6 │ │ │ │ - andseq r2, r7, r8, ror #8 │ │ │ │ - andseq r2, r7, r2, ror #19 │ │ │ │ + andseq fp, r6, r2, lsr r7 │ │ │ │ + eoreq r3, fp, lr, lsr #3 │ │ │ │ + andseq r2, r7, sl, asr #31 │ │ │ │ + andseq r2, r7, ip, ror r3 │ │ │ │ + @ instruction: 0x001728f6 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ - mulseq r7, sl, ip │ │ │ │ + andseq r2, r7, lr, lsr #23 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - andseq sl, r6, ip, ror r4 │ │ │ │ - andseq r2, r7, r2, lsr ip │ │ │ │ - andseq r2, r7, r0, lsr #24 │ │ │ │ + mulseq r6, r0, r3 │ │ │ │ + andseq r2, r7, r6, asr #22 │ │ │ │ + andseq r2, r7, r4, lsr fp │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andseq r2, r7, lr, ror #25 │ │ │ │ + andseq r2, r7, r2, lsl #24 │ │ │ │ andeq r1, r0, ip, ror r3 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ andeq r1, r0, ip │ │ │ │ muleq r0, r7, r9 │ │ │ │ - andseq sl, r6, r6, ror #6 │ │ │ │ - andseq r2, r7, r6, lsr #23 │ │ │ │ - andseq r2, r7, lr, lsr #9 │ │ │ │ + andseq sl, r6, sl, ror r2 │ │ │ │ + @ instruction: 0x00172aba │ │ │ │ + andseq r2, r7, r2, asr #7 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r2, r0, r7, lsr #17 │ │ │ │ andeq r2, r0, fp, lsl #17 │ │ │ │ ldrsblt pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ ldrbvs pc, [r2], #-1451 @ 0xfffffa55 @ │ │ │ │ ldrdge pc, [ip], #-141 @ 0xffffff73 │ │ │ │ @ instruction: 0xf5ab4640 │ │ │ │ @ instruction: 0xf79e6691 │ │ │ │ stmdavs r2!, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5c9d1c <__read_chk@plt+0xfe564948> │ │ │ │ + bvs fe5c9cac <__read_chk@plt+0xfe5648d8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf0f16293 │ │ │ │ @ instruction: 0x4605f9f3 │ │ │ │ @ instruction: 0xf79e4640 │ │ │ │ @ instruction: 0xf8dff97f │ │ │ │ andcs r1, r5, #24, 12 @ 0x1800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7746827 │ │ │ │ - stmdavs r2!, {r3, r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ rsbsvs r9, r8, #125952 @ 0x1ec00 │ │ │ │ tstvs r3, r8, ror #25 │ │ │ │ @ instruction: 0x3600f8df │ │ │ │ svcls 0x00118150 │ │ │ │ @ instruction: 0xf85a6831 │ │ │ │ ldrtmi r3, [r8], -r3 │ │ │ │ @ instruction: 0xf8df61d3 │ │ │ │ @@ -141874,77 +141846,77 @@ │ │ │ │ strbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x462b6193 │ │ │ │ strbcs pc, [r4, #2271]! @ 0x8df @ │ │ │ │ smlabtpl r0, sp, r9, lr │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ strcs r4, [r0, #-1146] @ 0xfffffb86 │ │ │ │ - blx ff32c08a <__read_chk@plt+0xff2c6cb6> │ │ │ │ + blx ff32c01a <__read_chk@plt+0xff2c6c46> │ │ │ │ ldrtmi r6, [r8], -r6, lsr #16 │ │ │ │ svcpl 0x00f4f88b │ │ │ │ - blx fffac11c <__read_chk@plt+0xfff46d48> │ │ │ │ + blx fe9ac0ac <__read_chk@plt+0xfe946cd8> │ │ │ │ ldrdls pc, [r0], #-141 @ 0xffffff73 │ │ │ │ stmdavs r6!, {r4, r5, sp, lr} │ │ │ │ ldrtmi r4, [r1], -r8, asr #12 │ │ │ │ @ instruction: 0xf79c62f6 │ │ │ │ rsbsvs pc, r0, r3, ror #28 │ │ │ │ @ instruction: 0xf79e4640 │ │ │ │ stmdavs r2!, {r0, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe5c15f0 <__read_chk@plt+0xfe55c21c> │ │ │ │ + bvs fe5c1580 <__read_chk@plt+0xfe55c1ac> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf79e6293 │ │ │ │ stmdavs r1!, {r0, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ cmppmi ip, #-1342177270 @ p-variant is OBSOLETE @ 0xb000000a │ │ │ │ - bvs fe3815e4 <__read_chk@plt+0xfe31c210> │ │ │ │ + bvs fe381574 <__read_chk@plt+0xfe31c1a0> │ │ │ │ vst2.8 {d22-d23}, [r2 :64], fp │ │ │ │ addvs r7, sl, #0, 4 │ │ │ │ strcs pc, [ip, #2271] @ 0x8df │ │ │ │ tstpeq r1, r1, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0f1447a │ │ │ │ stmdavs r4!, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88b4638 │ │ │ │ @ instruction: 0xf1135ff4 │ │ │ │ - bls 16ee864 <__read_chk@plt+0x1689490> │ │ │ │ + bls 16ee694 <__read_chk@plt+0x16892c0> │ │ │ │ strtmi r6, [fp], -r0, lsr #32 │ │ │ │ strbmi r4, [r8], -r1, asr #12 │ │ │ │ @ instruction: 0xf93ef79e │ │ │ │ svclt 0x00dff7fc │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0f90034 │ │ │ │ - stmdavs fp!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43b2b00 │ │ │ │ ldmdavs r8, {r0, r3, r4, r7, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf47b2800 │ │ │ │ @ instruction: 0xf7fbaa75 │ │ │ │ - bls 4de7a4 <__read_chk@plt+0x4793d0> │ │ │ │ + bls 4de734 <__read_chk@plt+0x479360> │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ strtvs r6, [r3], #-2068 @ 0xfffff7ec │ │ │ │ stclt 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ stmiavs sl!, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fb62da │ │ │ │ - blls 4df3a8 <__read_chk@plt+0x479fd4> │ │ │ │ + blls 4df338 <__read_chk@plt+0x479f64> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ tstvs sl, #5963776 @ 0x5b0000 │ │ │ │ stclt 7, cr15, [r0, #1004]! @ 0x3ec │ │ │ │ stmiavs sl!, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fa635a │ │ │ │ - bls 4df030 <__read_chk@plt+0x479c5c> │ │ │ │ + bls 4defc0 <__read_chk@plt+0x479bec> │ │ │ │ ldmdavs r2, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ strtvs r6, [r3], #2068 @ 0x814 │ │ │ │ mrrclt 7, 15, pc, r6, cr11 @ │ │ │ │ strpl pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ @ instruction: 0xf7fd447d │ │ │ │ ldmvs r3!, {r1, r2, r4, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - blcs 1815c0 <__read_chk@plt+0x11c1ec> │ │ │ │ + blcs 181550 <__read_chk@plt+0x11c17c> │ │ │ │ andhi pc, r9, #0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs 150328 <__read_chk@plt+0xeaf54> │ │ │ │ - bls 4df9c0 <__read_chk@plt+0x47a5ec> │ │ │ │ + blcs 1502b8 <__read_chk@plt+0xeaee4> │ │ │ │ + bls 4df950 <__read_chk@plt+0x47a57c> │ │ │ │ ldmdavs r2, {r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf6ab6493 │ │ │ │ ldmdavs fp!, {r2, r4, r6, r7, r8, r9, sl, lr} │ │ │ │ ldmdavc fp, {r0, r1, r3, r7, r8, ip, sp, pc} │ │ │ │ strcs fp, [r0], #-379 @ 0xfffffe85 │ │ │ │ ldmdavs r1!, {r0, r1, r2, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ee6838 │ │ │ │ @@ -141975,229 +141947,229 @@ │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ ldc2 0, cr15, [r2, #-356]! @ 0xfffffe9c │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf6abd1f1 │ │ │ │ ldmdavs r3!, {r2, r3, r4, r6, r7, r9, sl, lr} │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 4d0348 <__read_chk@plt+0x46af74> │ │ │ │ + blls 4d02d8 <__read_chk@plt+0x46af04> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ teqpmi ip, #179306496 @ p-variant is OBSOLETE @ 0xab00000 │ │ │ │ @ instruction: 0xf0ae6818 │ │ │ │ @ instruction: 0xf6abff69 │ │ │ │ strvs r4, [r0, #-824]! @ 0xfffffcc8 │ │ │ │ - blls 4c9ed0 <__read_chk@plt+0x464afc> │ │ │ │ + blls 4c9e60 <__read_chk@plt+0x464a8c> │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xff60f0ae │ │ │ │ @ instruction: 0xf7fb6560 │ │ │ │ - blls 4df190 <__read_chk@plt+0x479dbc> │ │ │ │ + blls 4df120 <__read_chk@plt+0x479d4c> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2088 │ │ │ │ - blls 4de75c <__read_chk@plt+0x479388> │ │ │ │ + blls 4de6ec <__read_chk@plt+0x479318> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2094 │ │ │ │ - blls 4de954 <__read_chk@plt+0x479580> │ │ │ │ + blls 4de8e4 <__read_chk@plt+0x479510> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb208c │ │ │ │ - blls 4de874 <__read_chk@plt+0x4794a0> │ │ │ │ + blls 4de804 <__read_chk@plt+0x479430> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2090 │ │ │ │ - blls 4de8cc <__read_chk@plt+0x4794f8> │ │ │ │ + blls 4de85c <__read_chk@plt+0x479488> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2080 │ │ │ │ - blls 4de784 <__read_chk@plt+0x4793b0> │ │ │ │ + blls 4de714 <__read_chk@plt+0x479340> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2084 │ │ │ │ - blls 4de7dc <__read_chk@plt+0x479408> │ │ │ │ + blls 4de76c <__read_chk@plt+0x479398> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb2098 │ │ │ │ - blls 4de96c <__read_chk@plt+0x479598> │ │ │ │ + blls 4de8fc <__read_chk@plt+0x479528> │ │ │ │ ldmdavs fp, {r1, r3, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c3681b │ │ │ │ @ instruction: 0xf7fb209c │ │ │ │ - blmi ffb5e9c4 <__read_chk@plt+0xffaf95f0> │ │ │ │ + blmi ffb5e954 <__read_chk@plt+0xffaf9580> │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ ldclt 7, cr15, [r2], {253} @ 0xfd │ │ │ │ andcs r4, r5, #3784704 @ 0x39c000 │ │ │ │ ldrbtmi r9, [r9], #-2066 @ 0xfffff7ee │ │ │ │ - stcl 7, cr15, [ip, #464] @ 0x1d0 │ │ │ │ + mcr 7, 0, pc, cr4, cr4, {3} @ │ │ │ │ stmialt r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf85a4ae4 │ │ │ │ @ instruction: 0xf7f92002 │ │ │ │ - blmi ff9df5d4 <__read_chk@plt+0xff97a200> │ │ │ │ + blmi ff9df564 <__read_chk@plt+0xff97a190> │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ svclt 0x00b5f7f9 │ │ │ │ ldrbtmi r4, [r8], #-2273 @ 0xfffff71f │ │ │ │ ldmlt r3, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ cmnpeq ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ cdp2 0, 8, cr15, cr2, cr0, {7} │ │ │ │ @ instruction: 0xf47a2800 │ │ │ │ ldmibmi sl, {r1, r4, r5, r6, r8, r9, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [sl, #464]! @ 0x1d0 │ │ │ │ + stcl 7, cr15, [r2, #464]! @ 0x1d0 │ │ │ │ @ instruction: 0x46039a1f │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpcs ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf992f0d2 │ │ │ │ - bllt 186df60 <__read_chk@plt+0x1808b8c> │ │ │ │ + bllt 186def0 <__read_chk@plt+0x1808b1c> │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ cmnpeq ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ cdp2 0, 6, cr15, cr0, cr0, {7} │ │ │ │ @ instruction: 0xf47a2800 │ │ │ │ stmibmi sl, {r0, r2, r3, r4, r5, r8, r9, fp, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [r8, #464] @ 0x1d0 │ │ │ │ + stcl 7, cr15, [r0, #464] @ 0x1d0 │ │ │ │ @ instruction: 0x46039a1f │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpcs ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf970f0d2 │ │ │ │ - bllt b2dfa4 <__read_chk@plt+0xac8bd0> │ │ │ │ + bllt b2df34 <__read_chk@plt+0xac8b60> │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0f90030 │ │ │ │ - @ instruction: 0xf5abfe39 │ │ │ │ + @ instruction: 0xf5abfde1 │ │ │ │ ldmdavs r9, {r0, r1, r6, r8, r9, sp, lr} │ │ │ │ - bllt ff72dfbc <__read_chk@plt+0xff6c8be8> │ │ │ │ + bllt ff72df4c <__read_chk@plt+0xff6c8b78> │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0f9002c │ │ │ │ - bls 4ef898 <__read_chk@plt+0x48a4c4> │ │ │ │ + bls 4ef6c8 <__read_chk@plt+0x48a2f4> │ │ │ │ ldmdavs r2, {r0, r1, r5, fp, sp, lr} │ │ │ │ - bllt ff8adfd0 <__read_chk@plt+0xff848bfc> │ │ │ │ + bllt ff8adf60 <__read_chk@plt+0xff848b8c> │ │ │ │ @ instruction: 0xf1a39b19 │ │ │ │ @ instruction: 0xf0f90028 │ │ │ │ - bls 4ef884 <__read_chk@plt+0x48a4b0> │ │ │ │ + bls 4ef6b4 <__read_chk@plt+0x48a2e0> │ │ │ │ ldmdavs r2, {r0, r1, r5, fp, sp, lr} │ │ │ │ - bllt ff9adfe4 <__read_chk@plt+0xff948c10> │ │ │ │ + bllt ff9adf74 <__read_chk@plt+0xff948ba0> │ │ │ │ vldrne d9, [sp, #-404] @ 0xfffffe6c │ │ │ │ ldclt 7, cr15, [r5, #-992]! @ 0xfffffc20 │ │ │ │ @ instruction: 0xf85a4baf │ │ │ │ @ instruction: 0xf7ff3003 │ │ │ │ @ instruction: 0xf8d9b937 │ │ │ │ str r0, [sl, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xf7ff69f6 │ │ │ │ ldmibvs r6!, {r6, r7, r9, fp, ip, sp, pc}^ │ │ │ │ - blt 152e018 <__read_chk@plt+0x14c8c44> │ │ │ │ + blt 152dfa8 <__read_chk@plt+0x14c8bd4> │ │ │ │ @ instruction: 0xf7ff69f3 │ │ │ │ - blmi feade798 <__read_chk@plt+0xfea793c4> │ │ │ │ + blmi feade728 <__read_chk@plt+0xfea79354> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ stmdblt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2703360 @ 0x294000 │ │ │ │ ldrbtmi r9, [r9], #-2074 @ 0xfffff7e6 │ │ │ │ - ldc 7, cr15, [sl, #-464]! @ 0xfffffe30 │ │ │ │ + ldcl 7, cr15, [r2, #-464]! @ 0xfffffe30 │ │ │ │ ldmdalt r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf85a4ba2 │ │ │ │ @ instruction: 0xf7fd4003 │ │ │ │ - blmi fe95ee14 <__read_chk@plt+0xfe8f9a40> │ │ │ │ + blmi fe95eda4 <__read_chk@plt+0xfe8f99d0> │ │ │ │ @ instruction: 0xf7f9447b │ │ │ │ @ instruction: 0xf04fbc7f │ │ │ │ @ instruction: 0xf8cd0901 │ │ │ │ @ instruction: 0xf7fc9038 │ │ │ │ - blcs 11e64c <__read_chk@plt+0xb9278> │ │ │ │ + blcs 11e5dc <__read_chk@plt+0xb9208> │ │ │ │ mrcge 4, 3, APSR_nzcv, cr3, cr14, {3} │ │ │ │ andcs r4, r3, #158720 @ 0x26c00 │ │ │ │ @ instruction: 0xf883447b │ │ │ │ @ instruction: 0xf7fe202c │ │ │ │ - blls 4dfa20 <__read_chk@plt+0x47a64c> │ │ │ │ + blls 4df9b0 <__read_chk@plt+0x47a5dc> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ ssat r6, #5, r8, lsl #9 │ │ │ │ @ instruction: 0xf832f0ee │ │ │ │ @ instruction: 0xf47a2800 │ │ │ │ stmdavs r1!, {r1, r2, r6, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf0ee6828 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ - blge 10ed278 <__read_chk@plt+0x1087ea4> │ │ │ │ - bllt 122e07c <__read_chk@plt+0x11c8ca8> │ │ │ │ + blge 10ed208 <__read_chk@plt+0x1087e34> │ │ │ │ + bllt 122e00c <__read_chk@plt+0x11c8c38> │ │ │ │ orrsmi pc, ip, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0ee6819 │ │ │ │ stmdacs r0, {r0, r5, fp, ip, sp, lr, pc} │ │ │ │ - blge 142d28c <__read_chk@plt+0x13c7eb8> │ │ │ │ + blge 142d21c <__read_chk@plt+0x13c7e48> │ │ │ │ ldmdavs fp, {r1, r4, r5, r6, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ - bleq f2e404 <__read_chk@plt+0xec9030> │ │ │ │ + bleq f2e394 <__read_chk@plt+0xec8fc0> │ │ │ │ orrsmi pc, r8, #179306496 @ 0xab00000 │ │ │ │ @ instruction: 0xf0ee6819 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, fp, ip, sp, lr, pc} │ │ │ │ - blge fad2b0 <__read_chk@plt+0xf47edc> │ │ │ │ - bllt 122e0b4 <__read_chk@plt+0x11c8ce0> │ │ │ │ + blge fad240 <__read_chk@plt+0xf47e6c> │ │ │ │ + bllt 122e044 <__read_chk@plt+0x11c8c70> │ │ │ │ strtmi r3, [r8], -r1, lsl #10 │ │ │ │ - blx ffb2c23a <__read_chk@plt+0xffac6e66> │ │ │ │ + blx ffb2c1ca <__read_chk@plt+0xffac6df6> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrcge 4, 5, APSR_nzcv, cr13, cr15, {1} │ │ │ │ ldmdavs r0!, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xfffef0ed │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stmiavs r3!, {r0, r1, r2, r3, r9, fp, ip, pc} │ │ │ │ - blcs 14a138 <__read_chk@plt+0xe4d64> │ │ │ │ + blcs 14a0c8 <__read_chk@plt+0xe4cf4> │ │ │ │ @ instruction: 0xf0006854 │ │ │ │ - blcs 1903e0 <__read_chk@plt+0x12b00c> │ │ │ │ + blcs 190370 <__read_chk@plt+0x12af9c> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr0, cr15, {3} │ │ │ │ @ instruction: 0xf0436ce3 │ │ │ │ strbtvs r0, [r3], #769 @ 0x301 │ │ │ │ movwcs lr, #9898 @ 0x26aa │ │ │ │ ldrdls pc, [ip], -sp @ │ │ │ │ @ instruction: 0xf7fc930e │ │ │ │ - bls 3de594 <__read_chk@plt+0x3791c0> │ │ │ │ - blt 82e108 <__read_chk@plt+0x7c8d34> │ │ │ │ + bls 3de524 <__read_chk@plt+0x379150> │ │ │ │ + blt 82e098 <__read_chk@plt+0x7c8cc4> │ │ │ │ andcs r4, r5, #1802240 @ 0x1b8000 │ │ │ │ ldrbtmi r9, [r9], #-2094 @ 0xfffff7d2 │ │ │ │ - stcl 7, cr15, [r4], {116} @ 0x74 │ │ │ │ + ldcl 7, cr15, [ip], #464 @ 0x1d0 │ │ │ │ svclt 0x00bef7fc │ │ │ │ stcls 14, cr9, [r6], {11} │ │ │ │ @ instruction: 0x46204632 │ │ │ │ @ instruction: 0xf942f7f7 │ │ │ │ andcs r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - ldc 7, cr15, [r6], #464 @ 0x1d0 │ │ │ │ + stcl 7, cr15, [lr], #464 @ 0x1d0 │ │ │ │ strtmi r4, [r2], -r6, ror #22 │ │ │ │ @ instruction: 0x4c674966 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ movwls r4, #58492 @ 0xe47c │ │ │ │ ldrcs r9, [r7], #-1026 @ 0xfffffbfe │ │ │ │ strls r9, [r4], #-1539 @ 0xfffff9fd │ │ │ │ andpl pc, r1, sl, asr r8 @ │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ ldmdals r0, {r0, r3, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xf994f7f7 │ │ │ │ andcs r4, r5, #1556480 @ 0x17c000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - ldc 7, cr15, [ip], {116} @ 0x74 │ │ │ │ + ldcl 7, cr15, [r4], {116} @ 0x74 │ │ │ │ @ instruction: 0x46014632 │ │ │ │ ldclt 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ movwcs r4, #9881 @ 0x2699 │ │ │ │ @ instruction: 0xf7fc930e │ │ │ │ cmnvs lr, r6, ror #17 │ │ │ │ - blt cee188 <__read_chk@plt+0xc88db4> │ │ │ │ + blt cee118 <__read_chk@plt+0xc88d44> │ │ │ │ @ instruction: 0xf7ff617e │ │ │ │ ldrhvs fp, [fp, #-159]! @ 0xffffff61 │ │ │ │ stmdblt pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ strcs r9, [r1], #-2591 @ 0xfffff5e1 │ │ │ │ ldrbne pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ orrpl pc, r0, r1, lsl #10 │ │ │ │ - blcs 42e4ec <__read_chk@plt+0x3c9118> │ │ │ │ - blne f2e4f0 <__read_chk@plt+0xec911c> │ │ │ │ - bllt ff72e1ac <__read_chk@plt+0xff6c8dd8> │ │ │ │ + blcs 42e47c <__read_chk@plt+0x3c90a8> │ │ │ │ + blne f2e480 <__read_chk@plt+0xec90ac> │ │ │ │ + bllt ff72e13c <__read_chk@plt+0xff6c8d68> │ │ │ │ @ instruction: 0xf85a4b4e │ │ │ │ @ instruction: 0xf7fd4003 │ │ │ │ stmibvs sl, {r0, r3, r4, r5, r7, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7ff6c89 │ │ │ │ vmlsls.f64 d11, d31, d1 │ │ │ │ ldmdavs ip, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ ldmdavs r8, {r2, r4, r8, r9, fp, ip, pc} │ │ │ │ @@ -142206,169 +142178,169 @@ │ │ │ │ strvs r4, [r0, #1147]! @ 0x47b │ │ │ │ @ instruction: 0xf8936852 │ │ │ │ vmla.i , , d0[3] │ │ │ │ ldrbvs r0, [r3, #832] @ 0x340 │ │ │ │ ldmvs r3!, {r0, r2, r3, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ eorle r2, r6, r1, lsl #22 │ │ │ │ @ instruction: 0xf47f2b02 │ │ │ │ - blls 4db9ec <__read_chk@plt+0x476618> │ │ │ │ + blls 4db97c <__read_chk@plt+0x4765a8> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #800 @ 0x320 │ │ │ │ ldmvs r3!, {r0, r2, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ eorle r2, r0, r1, lsl #22 │ │ │ │ @ instruction: 0xf47f2b02 │ │ │ │ - blls 4dba28 <__read_chk@plt+0x476654> │ │ │ │ + blls 4db9b8 <__read_chk@plt+0x4765e4> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #776 @ 0x308 │ │ │ │ ldmvs r3!, {r0, r2, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ andsle r2, sl, r1, lsl #22 │ │ │ │ @ instruction: 0xf47f2b02 │ │ │ │ - blls 4dba64 <__read_chk@plt+0x476690> │ │ │ │ + blls 4db9f4 <__read_chk@plt+0x476620> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #896 @ 0x380 │ │ │ │ - blls 4e9a50 <__read_chk@plt+0x48467c> │ │ │ │ + blls 4e99e0 <__read_chk@plt+0x48460c> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #784 @ 0x310 │ │ │ │ - blls 4e9990 <__read_chk@plt+0x4845bc> │ │ │ │ + blls 4e9920 <__read_chk@plt+0x48454c> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #772 @ 0x304 │ │ │ │ - blls 4e99d8 <__read_chk@plt+0x484604> │ │ │ │ + blls 4e9968 <__read_chk@plt+0x484594> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0436cd3 │ │ │ │ ldrbvs r0, [r3], #832 @ 0x340 │ │ │ │ stclvs 5, cr14, [r3], #948 @ 0x3b4 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ ldrb r6, [r3, #1251]! @ 0x4e3 │ │ │ │ - bl fe9ae048 <__read_chk@plt+0xfe948c74> │ │ │ │ + bl ff7adfd8 <__read_chk@plt+0xff748c04> │ │ │ │ @ instruction: 0xf85a4a1e │ │ │ │ @ instruction: 0xf7fb2002 │ │ │ │ ldmdavs fp, {r2, r3, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ svclt 0x0000deff │ │ │ │ - andseq r2, r7, lr, asr r9 │ │ │ │ + andseq r2, r7, r2, ror r8 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x00169ff4 │ │ │ │ - andseq sl, r6, r0, lsl r0 │ │ │ │ - eoreq fp, fp, r0, lsr #23 │ │ │ │ + andseq r9, r6, r8, lsl #30 │ │ │ │ + andseq r9, r6, r4, lsr #30 │ │ │ │ + eoreq fp, fp, r4, lsr #21 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - andseq r2, r7, r2, rrx │ │ │ │ + andseq r1, r7, r6, ror pc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ - andseq r1, r7, sl, asr #24 │ │ │ │ - andseq r2, r7, r6, lsr #14 │ │ │ │ - andseq r3, r6, sl, lsr #3 │ │ │ │ + andseq r1, r7, lr, asr fp │ │ │ │ + andseq r2, r7, sl, lsr r6 │ │ │ │ + ldrheq r3, [r6], -lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - andseq r1, r7, lr, asr #30 │ │ │ │ + andseq r1, r7, r2, ror #28 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ - andseq r3, r6, ip, lsl r7 │ │ │ │ - eorseq sp, r8, r4, lsl #21 │ │ │ │ - andseq r1, r7, sl, asr lr │ │ │ │ - @ instruction: 0x001725d2 │ │ │ │ + andseq r3, r6, r0, lsr r6 │ │ │ │ + ldrshteq sp, [r8], -r4 │ │ │ │ + andseq r1, r7, lr, ror #26 │ │ │ │ + andseq r2, r7, r6, ror #9 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r1, r0, r0, asr #4 │ │ │ │ andeq r2, r0, r1, lsl #13 │ │ │ │ - @ instruction: 0x001725ba │ │ │ │ + andseq r2, r7, lr, asr #9 │ │ │ │ @ instruction: 0x000015b8 │ │ │ │ - eorseq sp, r8, r4, lsl r9 │ │ │ │ + eorseq sp, r8, r4, lsl #19 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ ldmiblt r0, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sp, r8, lr, ror #15 │ │ │ │ + eorseq sp, r8, lr, asr r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, #2252]! @ 0x8cc │ │ │ │ @ instruction: 0xf6ad4cf3 │ │ │ │ - bmi ffdbb7f4 <__read_chk@plt+0xffd56420> │ │ │ │ + bmi ffdbb784 <__read_chk@plt+0xffd563b0> │ │ │ │ mrcmi 4, 7, r4, cr3, cr12, {3} │ │ │ │ ldrbtmi r4, [lr], #-3059 @ 0xfffff40d │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ - bcs c2e668 <__read_chk@plt+0xbc9294> │ │ │ │ + bcs c2e5f8 <__read_chk@plt+0xbc9224> │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf8b268da │ │ │ │ @ instruction: 0x079220b0 │ │ │ │ - bmi ffc65384 <__read_chk@plt+0xffbfffb0> │ │ │ │ + bmi ffc65314 <__read_chk@plt+0xffbfff40> │ │ │ │ ldrbtmi r4, [sl], #-3049 @ 0xfffff417 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - bcc c2e6c8 <__read_chk@plt+0xbc92f4> │ │ │ │ + bcc c2e658 <__read_chk@plt+0xbc9284> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d81c4 │ │ │ │ pop {r2, r4, r5, r8, sl, fp, sp} │ │ │ │ @ instruction: 0xf5038ff0 │ │ │ │ strmi r5, [sl], -r0, asr #6 │ │ │ │ @ instruction: 0xf04f4601 │ │ │ │ @ instruction: 0xf10d0b00 │ │ │ │ ldrbmi r0, [pc], -ip, lsr #16 │ │ │ │ ldrbge pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ msrvs CPSR_fs, #-805306368 @ 0xd0000000 │ │ │ │ movwls r4, #22040 @ 0x5618 │ │ │ │ strpl pc, [r0], #1290 @ 0x50a │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - blx febac51c <__read_chk@plt+0xfeb47148> │ │ │ │ + blx febac4ac <__read_chk@plt+0xfeb470d8> │ │ │ │ stmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdcs pc, [r8, #132] @ 0x84 │ │ │ │ ldrsbt fp, [r4], -r2 │ │ │ │ ldrdcc pc, [r8, #132] @ 0x84 │ │ │ │ andeq pc, fp, r3, asr r8 @ │ │ │ │ cdp2 0, 9, cr15, cr12, cr13, {7} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf780fab0 │ │ │ │ tstlt r3, pc, ror r9 │ │ │ │ @ instruction: 0xf0f94648 │ │ │ │ - @ instruction: 0xf8d8fc3f │ │ │ │ + @ instruction: 0xf8d8fbe7 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf0f94640 │ │ │ │ - @ instruction: 0xf8d4fc39 │ │ │ │ + @ instruction: 0xf8d4fbe1 │ │ │ │ @ instruction: 0xf10b21c8 │ │ │ │ biclt r0, r2, r4, lsl #22 │ │ │ │ andeq pc, fp, r2, asr r8 @ │ │ │ │ svccs 0x0000b1a8 │ │ │ │ @ instruction: 0x4649d1b5 │ │ │ │ @ instruction: 0x4642463b │ │ │ │ @ instruction: 0xf0dc9700 │ │ │ │ @ instruction: 0xf8d8fae5 │ │ │ │ stmdbcs r0, {ip} │ │ │ │ @ instruction: 0xf8d9d1d6 │ │ │ │ - blcs fc3f4 <__read_chk@plt+0x97020> │ │ │ │ + blcs fc384 <__read_chk@plt+0x96fb0> │ │ │ │ @ instruction: 0xf8d4d1de │ │ │ │ @ instruction: 0xf10b21c8 │ │ │ │ - bcs f3010 <__read_chk@plt+0x8dc3c> │ │ │ │ + bcs f2fa0 <__read_chk@plt+0x8dbcc> │ │ │ │ svccs 0x0000d1e6 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r4, r7, r8, ip, lr, pc} │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf8d268db │ │ │ │ @ instruction: 0xf8d32280 │ │ │ │ @ instruction: 0xf8d2b00c │ │ │ │ ldrbmi r9, [r8], -r4 │ │ │ │ - stcl 7, cr15, [lr, #-464] @ 0xfffffe30 │ │ │ │ + stc 7, cr15, [r6, #464] @ 0x1d0 │ │ │ │ @ instruction: 0xf1a92814 │ │ │ │ @ instruction: 0x46020716 │ │ │ │ andscs fp, r4, #40, 30 @ 0xa0 │ │ │ │ ldmvc r7, {r0, r1, r2, r8, r9, fp, sp, lr, pc}^ │ │ │ │ stmdaeq r8!, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ vrshl.s8 q2, q1, q0 │ │ │ │ ldmdacs r3, {r0, r3, r4, r5, r7, pc} │ │ │ │ @ instruction: 0xf04fbf88 │ │ │ │ stmdale r6, {r2, r4, fp} │ │ │ │ mulcc r0, fp, r8 │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0xf04f4680 │ │ │ │ - bl feab2458 <__read_chk@plt+0xfea4d084> │ │ │ │ + bl feab23e8 <__read_chk@plt+0xfea4d014> │ │ │ │ @ instruction: 0xf10d0308 │ │ │ │ - blcs 13299c <__read_chk@plt+0xcd5c8> │ │ │ │ + blcs 13292c <__read_chk@plt+0xcd558> │ │ │ │ streq pc, [r1, -pc, asr #32] │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdals r5, {r0, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf50d9700 │ │ │ │ @ instruction: 0xf0da6b87 │ │ │ │ stmdavs sl!, {r0, r1, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -142379,15 +142351,15 @@ │ │ │ │ stc2 0, cr15, [r0], {218} @ 0xda │ │ │ │ stmib sp, {r2, r3, r4, r7, r8, r9, fp, lr}^ │ │ │ │ ldrtmi r8, [sl], -r1 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46584619 │ │ │ │ - ldc 7, cr15, [r6, #-464] @ 0xfffffe30 │ │ │ │ + stcl 7, cr15, [lr, #-464] @ 0xfffffe30 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ rsbscs r4, r8, #70254592 @ 0x4300000 │ │ │ │ ldrbmi r2, [r8], -lr, ror #2 │ │ │ │ mvnshi pc, fp, lsl #17 │ │ │ │ ldc2 7, cr15, [r4, #956] @ 0x3bc │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ stmdavs fp!, {r1, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ @@ -142396,40 +142368,40 @@ │ │ │ │ @ instruction: 0xf50372fa │ │ │ │ stmdals r5, {r6, r8, r9, ip, lr} │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ smlsdls r0, fp, r8, r6 │ │ │ │ @ instruction: 0xf8893b20 │ │ │ │ adcsmi r8, fp, #0 │ │ │ │ @ instruction: 0x463bbfb8 │ │ │ │ - blx ff52c856 <__read_chk@plt+0xff4c7482> │ │ │ │ + blx ff52c7e6 <__read_chk@plt+0xff4c7412> │ │ │ │ andls r4, r1, r5, lsl #23 │ │ │ │ ldrbtmi r4, [fp], #-1594 @ 0xfffff9c6 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x465873fa │ │ │ │ @ instruction: 0xf7744619 │ │ │ │ - blmi fe16b8ac <__read_chk@plt+0xfe1064d8> │ │ │ │ + blmi fe16b91c <__read_chk@plt+0xfe106548> │ │ │ │ mvnshi pc, fp, lsl #17 │ │ │ │ @ instruction: 0xf8cd447b │ │ │ │ movwls sl, #28704 @ 0x7020 │ │ │ │ movwls sl, #27403 @ 0x6b0b │ │ │ │ movtcs r9, #2566 @ 0xa06 │ │ │ │ andsvs r4, r3, r8, asr #12 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r5, r8, r9, sp}^ │ │ │ │ andcs r8, r0, #536870912 @ 0x20000000 │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ @ instruction: 0xf8cd8004 │ │ │ │ @ instruction: 0xf0f5b000 │ │ │ │ - strmi pc, [r7], -pc, lsl #19 │ │ │ │ + @ instruction: 0x4607f937 │ │ │ │ @ instruction: 0xf0da4648 │ │ │ │ svccs 0x0000faf5 │ │ │ │ @ instruction: 0xf899d138 │ │ │ │ - blcs fc550 <__read_chk@plt+0x9717c> │ │ │ │ + blcs fc4e0 <__read_chk@plt+0x9710c> │ │ │ │ stmdavs r8!, {r5, r6, r7, ip, lr, pc} │ │ │ │ eorcc r4, r4, r9, asr #12 │ │ │ │ stc2l 0, cr15, [r2, #948] @ 0x3b4 │ │ │ │ suble r2, lr, r0, lsl #16 │ │ │ │ ldrtmi r4, [sl], sl, ror #22 │ │ │ │ ldrbtmi r9, [fp], #-1801 @ 0xfffff8f7 │ │ │ │ and r4, r6, pc, lsl r6 │ │ │ │ @@ -142453,97 +142425,97 @@ │ │ │ │ svceq 0x0002f1b9 │ │ │ │ @ instruction: 0xf04fbf98 │ │ │ │ strb r0, [sl, -r1, lsl #16] │ │ │ │ andsle r2, r2, r3, lsl #30 │ │ │ │ @ instruction: 0xd1a72f01 │ │ │ │ andcs r4, r5, #1343488 @ 0x148000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1cae3a0 <__read_chk@plt+0x1c48fcc> │ │ │ │ + b feaae330 <__read_chk@plt+0xfea48f5c> │ │ │ │ strmi r6, [r3], -ip, lsr #16 │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ stmiavs r4!, {r2, sp}^ │ │ │ │ strls r6, [r0], #-2276 @ 0xfffff71c │ │ │ │ mrc2 0, 2, pc, cr10, cr1, {6} │ │ │ │ stmdbls r7, {r0, r1, r2, r3, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - b 18ae3c0 <__read_chk@plt+0x1848fec> │ │ │ │ + b fe6ae350 <__read_chk@plt+0xfe648f7c> │ │ │ │ @ instruction: 0x4603463a │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf940f013 │ │ │ │ stmdbmi r5, {r1, r3, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7744479 │ │ │ │ - andcs lr, r5, #335872 @ 0x52000 │ │ │ │ + andcs lr, r5, #565248 @ 0x8a000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd4610 │ │ │ │ @ instruction: 0xf0d19000 │ │ │ │ @ instruction: 0xe77bfe3f │ │ │ │ @ instruction: 0xb014f8dd │ │ │ │ ldmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ ldrbmi sl, [r9], -r8, lsl #14 │ │ │ │ @ instruction: 0xf834f0dd │ │ │ │ @ instruction: 0xf09a4680 │ │ │ │ strmi pc, [r1], -r1, lsl #24 │ │ │ │ @ instruction: 0xf07d4658 │ │ │ │ pkhtbmi pc, r3, r9, asr #31 @ │ │ │ │ @ instruction: 0xf1124648 │ │ │ │ - @ instruction: 0xf8cbfe41 │ │ │ │ + @ instruction: 0xf8cbfde9 │ │ │ │ @ instruction: 0x46480010 │ │ │ │ - ldc 7, cr15, [r8], #-464 @ 0xfffffe30 │ │ │ │ + ldcl 7, cr15, [r0], #-464 @ 0xfffffe30 │ │ │ │ andeq pc, r0, fp, lsl #17 │ │ │ │ ldmvs fp, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf85af07e │ │ │ │ ldrbmi r6, [r9], -fp, lsr #16 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf07e695a │ │ │ │ @ instruction: 0xf8d4fa5d │ │ │ │ cmnlt r3, #200, 2 @ 0x32 │ │ │ │ orrslt r6, sl, #1703936 @ 0x1a0000 │ │ │ │ svccs 0x0004f853 │ │ │ │ - bcs fe280 <__read_chk@plt+0x98eac> │ │ │ │ + bcs fe210 <__read_chk@plt+0x98e3c> │ │ │ │ ldrshteq sp, [pc], sl │ │ │ │ tstpeq r8, r7, lsl #2 @ p-variant is OBSOLETE │ │ │ │ stmdbeq r4, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ addpl pc, lr, sl, lsl #10 │ │ │ │ @ instruction: 0xf0fa3008 │ │ │ │ - @ instruction: 0xf8d4f919 │ │ │ │ + @ instruction: 0xf8d4f8c1 │ │ │ │ strmi r0, [r7], #-456 @ 0xfffffe38 │ │ │ │ strcs r6, [r0], #-2091 @ 0xfffff7d5 │ │ │ │ andhi pc, r0, r7, asr #17 │ │ │ │ @ instruction: 0xf5032201 │ │ │ │ @ instruction: 0xf8405340 │ │ │ │ ldrmi r4, [r1], -r9 │ │ │ │ ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ addpl pc, sp, r0, lsl #10 │ │ │ │ @ instruction: 0xf0593014 │ │ │ │ - blmi 6ef700 <__read_chk@plt+0x68a32c> │ │ │ │ + blmi 6ef690 <__read_chk@plt+0x68a2bc> │ │ │ │ strtmi r6, [r2], -r8, lsr #16 │ │ │ │ ldmdavs r9, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf9c2f05b │ │ │ │ andcs lr, r8, sp, lsr r6 │ │ │ │ stmdbeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - stc2 0, cr15, [sl], #-996 @ 0xfffffc1c │ │ │ │ + blx ff5aca4a <__read_chk@plt+0xff547676> │ │ │ │ @ instruction: 0xf8c44607 │ │ │ │ ldrb r0, [sp, r8, asr #3] │ │ │ │ @ instruction: 0xf04f4617 │ │ │ │ tstcs r8, r4, lsl #18 │ │ │ │ @ instruction: 0xf774e7d0 │ │ │ │ - svclt 0x0000e96a │ │ │ │ - eorseq lr, r2, r0, ror #10 │ │ │ │ + svclt 0x0000e9a2 │ │ │ │ + ldrsbteq lr, [r2], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r2, sl, asr r5 │ │ │ │ + eorseq lr, r2, sl, asr #11 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq lr, r2, sl, lsr r5 │ │ │ │ - andseq r2, r7, ip, asr #8 │ │ │ │ - andseq r4, r6, lr, lsr #20 │ │ │ │ - andseq r2, r6, r0, lsr #13 │ │ │ │ - ldrdeq fp, [fp], -sl @ │ │ │ │ - andseq r2, r7, sl, asr #6 │ │ │ │ - @ instruction: 0x001722f0 │ │ │ │ + eorseq lr, r2, sl, lsr #11 │ │ │ │ + andseq r2, r7, r0, ror #6 │ │ │ │ + andseq r4, r6, r2, asr #18 │ │ │ │ + @ instruction: 0x001625b4 │ │ │ │ + ldrdeq fp, [fp], -lr @ │ │ │ │ + andseq r2, r7, lr, asr r2 │ │ │ │ + andseq r2, r7, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmibeq r8, {r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtcs pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldcvs 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @@ -142569,56 +142541,56 @@ │ │ │ │ ldrbtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ strbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ cmple fp, r0, lsl #30 │ │ │ │ @ instruction: 0xf0da6020 │ │ │ │ stmdavs r0!, {r0, r1, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - blcs 10e7ac <__read_chk@plt+0xa93d8> │ │ │ │ + blcs 10e73c <__read_chk@plt+0xa9368> │ │ │ │ @ instruction: 0x81b4f000 │ │ │ │ ldrbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ andls pc, r3, sl, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdlt pc, [r4], -r3 │ │ │ │ - blx 62cb76 <__read_chk@plt+0x5c77a2> │ │ │ │ + blx 62cb06 <__read_chk@plt+0x5c7732> │ │ │ │ suble r2, fp, r0, lsl #16 │ │ │ │ stmdavs r1!, {r8, sl, sp} │ │ │ │ @ instruction: 0xf07d4628 │ │ │ │ strmi pc, [r3], -sp, asr #23 │ │ │ │ svccs 0x0000bb40 │ │ │ │ @ instruction: 0xf8d9d14e │ │ │ │ ldmvs fp, {ip, sp}^ │ │ │ │ ldrhtcs pc, [r0], r3 @ │ │ │ │ @ instruction: 0xf1000792 │ │ │ │ stmdavs r3!, {r1, r2, r6, r7, pc} │ │ │ │ ldmdavs r2!, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ mulle r2, r3, r2 │ │ │ │ @ instruction: 0xf0f94620 │ │ │ │ - @ instruction: 0xf856fa21 │ │ │ │ + @ instruction: 0xf856f9c9 │ │ │ │ @ instruction: 0xf1080f04 │ │ │ │ stmdacs r0, {r0, fp} │ │ │ │ andcs sp, r2, r6, asr #3 │ │ │ │ - blmi fff03400 <__read_chk@plt+0xffe9e02c> │ │ │ │ + blmi fff03390 <__read_chk@plt+0xffe9dfbc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #12 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ ldcvs 2, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrble r0, [lr, #1243] @ 0x4db │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ smlalscs pc, ip, r2, r9 @ │ │ │ │ vmlsl.s8 q9, d0, d0 │ │ │ │ stmdavs r3!, {r0, r1, r4, r7, pc} │ │ │ │ movwls r2, #517 @ 0x205 │ │ │ │ - blls 238c50 <__read_chk@plt+0x1d387c> │ │ │ │ + blls 238be0 <__read_chk@plt+0x1d380c> │ │ │ │ @ instruction: 0xf0d12004 │ │ │ │ strb pc, [ip, r7, lsr #26] @ │ │ │ │ mrscs r2, (UNDEF: 56) │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0643300 │ │ │ │ @ instruction: 0xe79bfb71 │ │ │ │ @ instruction: 0xf0636820 │ │ │ │ @@ -142630,63 +142602,63 @@ │ │ │ │ vstrcs d9, [r0, #-16] │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs r2!, {r2, r3, r5, r6, r7, pc} │ │ │ │ stmdbeq ip!, {r0, r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r9, [r0], -r6, lsl #4 │ │ │ │ - bl 62e664 <__read_chk@plt+0x5c9290> │ │ │ │ + bl 142e5f4 <__read_chk@plt+0x13c9220> │ │ │ │ bicsvc lr, r9, #9216 @ 0x2400 │ │ │ │ addsmi r1, r8, #91 @ 0x5b │ │ │ │ sbcshi pc, r8, r0, lsl #1 │ │ │ │ ldmdavc r3, {r1, r2, r9, fp, ip, pc} │ │ │ │ svclt 0x00142b00 │ │ │ │ movwcs r4, #5635 @ 0x1603 │ │ │ │ - bleq 1eb754 <__read_chk@plt+0x186380> │ │ │ │ + bleq 1eb6e4 <__read_chk@plt+0x186310> │ │ │ │ @ instruction: 0xf1bb68e8 │ │ │ │ ldrbmi r0, [r9], r1, lsl #30 │ │ │ │ @ instruction: 0xf04fbfb8 │ │ │ │ movwls r0, #26881 @ 0x6901 │ │ │ │ - b 2e694 │ │ │ │ + bl e2e624 <__read_chk@plt+0xdc9250> │ │ │ │ svclt 0x00284581 │ │ │ │ stmdbls r8, {r0, r7, r9, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stmia ip!, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - bl febd74f0 <__read_chk@plt+0xfeb7211c> │ │ │ │ + stmdb r4!, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bl febd7480 <__read_chk@plt+0xfeb720ac> │ │ │ │ @ instruction: 0xf44f0b09 │ │ │ │ @ instruction: 0xf1bb72fa │ │ │ │ svclt 0x00a80f00 │ │ │ │ @ instruction: 0xf04f445b │ │ │ │ @ instruction: 0xf8cd0b01 │ │ │ │ stmibge r9, {ip, sp, pc} │ │ │ │ stmdavs r0!, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xf9caf0da │ │ │ │ vst1.16 {d20-d22}, [pc], fp │ │ │ │ @ instruction: 0x468172fa │ │ │ │ orrvs pc, r3, sp, lsl #10 │ │ │ │ @ instruction: 0xf8cd68e8 │ │ │ │ @ instruction: 0xf0dab000 │ │ │ │ - blls 2af00c <__read_chk@plt+0x249c38> │ │ │ │ + blls 2aef9c <__read_chk@plt+0x249bc8> │ │ │ │ andls lr, r1, sp, asr #19 │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x465a73fa │ │ │ │ @ instruction: 0x46484619 │ │ │ │ - b ff6ae6f8 <__read_chk@plt+0xff649324> │ │ │ │ + bl 4ae688 <__read_chk@plt+0x4492b4> │ │ │ │ movwcs r4, #1608 @ 0x648 │ │ │ │ @ instruction: 0xf8899300 │ │ │ │ rsbscs r3, r8, #-1073741764 @ 0xc000003c │ │ │ │ @ instruction: 0xf7ef216e │ │ │ │ sbclt pc, r0, #87040 @ 0x15400 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ stmdacs lr!, {r0, r1, r3, r4, r5, r6, r7, pc}^ │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ andcs r9, r5, #114688 @ 0x1c000 │ │ │ │ @ instruction: 0xf7742000 │ │ │ │ - andcs lr, r5, #11403264 @ 0xae0000 │ │ │ │ + andcs lr, r5, #15073280 @ 0xe60000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0122004 │ │ │ │ strb pc, [r2, -pc, lsl #31] @ │ │ │ │ movtpl pc, #21763 @ 0x5503 @ │ │ │ │ tstcc r4, #1342177280 @ 0x50000000 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xff86f012 │ │ │ │ @@ -142695,262 +142667,262 @@ │ │ │ │ @ instruction: 0xf07d6959 │ │ │ │ stmdacs r0, {r0, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0031f47f │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdavs r2!, {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ ldmdbeq sl!, {r0, r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r9, [r0], -r6, lsl #4 │ │ │ │ - b fe5ae768 <__read_chk@plt+0xfe549394> │ │ │ │ + b ff3ae6f8 <__read_chk@plt+0xff349324> │ │ │ │ bicsvc lr, r9, #9216 @ 0x2400 │ │ │ │ addsmi r1, r8, #91 @ 0x5b │ │ │ │ rschi pc, r6, r0, lsl #1 │ │ │ │ ldmdavc r3, {r1, r2, r9, fp, ip, pc} │ │ │ │ svclt 0x00142b00 │ │ │ │ movwcs r4, #5635 @ 0x1603 │ │ │ │ - bleq 1eb858 <__read_chk@plt+0x186484> │ │ │ │ + bleq 1eb7e8 <__read_chk@plt+0x186414> │ │ │ │ @ instruction: 0xf1bb68e8 │ │ │ │ ldrbmi r0, [r9], r1, lsl #30 │ │ │ │ svclt 0x00b89306 │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - b 1fae798 <__read_chk@plt+0x1f493c4> │ │ │ │ + b fedae728 <__read_chk@plt+0xfed49354> │ │ │ │ strmi r4, [r1, #2446] @ 0x98e │ │ │ │ andeq pc, r5, #79 @ 0x4f │ │ │ │ strmi fp, [r1], r8, lsr #30 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - bleq 36b888 <__read_chk@plt+0x3064b4> │ │ │ │ - stmda r6!, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + bleq 36b818 <__read_chk@plt+0x306444> │ │ │ │ + ldm lr, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf44f9b06 │ │ │ │ stmibge r9, {r1, r3, r4, r5, r6, r7, r9, ip, sp, lr} │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldrbmi fp, [fp], #-4008 @ 0xfffff058 │ │ │ │ - bleq 16cb30 <__read_chk@plt+0x10775c> │ │ │ │ + bleq 16cac0 <__read_chk@plt+0x1076ec> │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ stmdavs r0!, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xf946f0da │ │ │ │ strbmi r6, [fp], -sl, ror #17 │ │ │ │ @ instruction: 0xf50d4605 │ │ │ │ ldrmi r6, [r0], -r3, lsl #3 │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf93af0da │ │ │ │ stmib sp, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ stcge 0, cr5, [ip, #-4] │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x461973fa │ │ │ │ @ instruction: 0x4628465a │ │ │ │ - b 15ae800 <__read_chk@plt+0x154942c> │ │ │ │ + b fe3ae790 <__read_chk@plt+0xfe3493bc> │ │ │ │ strtmi r2, [r8], -r0, lsl #6 │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ @ instruction: 0xf88d9300 │ │ │ │ @ instruction: 0xf7ef3223 │ │ │ │ sbclt pc, r0, #856064 @ 0xd1000 │ │ │ │ @ instruction: 0xf43f2879 │ │ │ │ stmdbmi pc!, {r1, r2, r3, r6, r7, r9, sl, fp, sp, pc}^ @ │ │ │ │ rsb r4, r7, r9, ror r4 │ │ │ │ - bleq bed100 <__read_chk@plt+0xb87d2c> │ │ │ │ + bleq bed090 <__read_chk@plt+0xb87cbc> │ │ │ │ svceq 0x0002f1bb │ │ │ │ movwcs fp, #8088 @ 0x1f98 │ │ │ │ - blls 22a6f8 <__read_chk@plt+0x1c5324> │ │ │ │ + blls 22a688 <__read_chk@plt+0x1c52b4> │ │ │ │ svclt 0x00142d00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ ldrmi r0, [r9], r1, lsl #6 │ │ │ │ stmdbmi r7!, {r0, r1, r8, r9, ip, sp, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmda sl, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r2, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ msreq CPSR_sx, #-1073741782 @ 0xc000002a │ │ │ │ - bleq 16cbbc <__read_chk@plt+0x1077e8> │ │ │ │ + bleq 16cb4c <__read_chk@plt+0x107778> │ │ │ │ andlt pc, r0, sp, asr #17 │ │ │ │ strmi r2, [r1], r1, lsl #22 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ stmdavs r0!, {r0, r3, r7, r8, fp, sp, pc} │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8faf0da │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ andls lr, r0, sp, asr #19 │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4648465a │ │ │ │ @ instruction: 0xf7744619 │ │ │ │ - @ instruction: 0xe73bea14 │ │ │ │ + ldr lr, [fp, -ip, asr #20]! │ │ │ │ andcs r4, r5, #1425408 @ 0x15c000 │ │ │ │ - @ instruction: 0xf7734479 │ │ │ │ - @ instruction: 0xf1abeffa │ │ │ │ + @ instruction: 0xf7744479 │ │ │ │ + @ instruction: 0xf1abe832 │ │ │ │ @ instruction: 0xf04f0334 │ │ │ │ @ instruction: 0xf8cd0b01 │ │ │ │ - blcs 15cac8 <__read_chk@plt+0xf76f4> │ │ │ │ + blcs 15ca58 <__read_chk@plt+0xf7684> │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ movwcs fp, #8120 @ 0x1fb8 │ │ │ │ andls sl, r6, r9, lsl #19 │ │ │ │ @ instruction: 0xf0da6820 │ │ │ │ - blls 2aee40 <__read_chk@plt+0x249a6c> │ │ │ │ + blls 2aedd0 <__read_chk@plt+0x2499fc> │ │ │ │ andcc lr, r0, sp, asr #19 │ │ │ │ vst1.16 {d20-d22}, [pc :64], sl │ │ │ │ @ instruction: 0xf10d73fa │ │ │ │ @ instruction: 0x46190b30 │ │ │ │ @ instruction: 0xf7744658 │ │ │ │ - @ instruction: 0x464be9f2 │ │ │ │ + strbmi lr, [fp], -sl, lsr #20 │ │ │ │ @ instruction: 0xf8cd4658 │ │ │ │ @ instruction: 0xf88d9000 │ │ │ │ ldr r9, [r8, -r3, lsr #4] │ │ │ │ svceq 0x0000f1bc │ │ │ │ stmdbmi r3, {r0, r4, r5, ip, lr, pc}^ │ │ │ │ and r4, r9, r9, ror r4 │ │ │ │ ldrdls pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf108b127 │ │ │ │ @ instruction: 0xf8590801 │ │ │ │ orrlt r0, r0, #40 @ 0x28 │ │ │ │ ldrbtmi r4, [r9], #-2366 @ 0xfffff6c2 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - svc 0x00c2f773 │ │ │ │ + svc 0x00faf773 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ mcr2 0, 5, pc, cr4, cr2, {0} @ │ │ │ │ strbt r2, [r5], -r0 │ │ │ │ tstcs r0, r2, lsr #16 │ │ │ │ @ instruction: 0xf0634628 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 2, pc, cr15, cr15, {1} @ │ │ │ │ andcs r4, r5, #52, 18 @ 0xd0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00acf773 │ │ │ │ + svc 0x00e4f773 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ mcr2 0, 4, pc, cr14, cr2, {0} @ │ │ │ │ strtmi r6, [r8], -r1, lsr #16 │ │ │ │ - blx ff5aeb66 <__read_chk@plt+0xff549792> │ │ │ │ + blx ff5aeaf6 <__read_chk@plt+0xff549722> │ │ │ │ pushmi {r0, r2, r3, r4, r5, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d74479 │ │ │ │ - bleq f6d220 <__read_chk@plt+0xf07e4c> │ │ │ │ + bleq f6d1b0 <__read_chk@plt+0xf07ddc> │ │ │ │ svceq 0x0002f1bb │ │ │ │ movwcs fp, #8088 @ 0x1f98 │ │ │ │ stmdbmi r9!, {r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ stmdbmi r8!, {r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f2205 │ │ │ │ ldrbtmi r0, [r9], #-2305 @ 0xfffff6ff │ │ │ │ - svc 0x008cf773 │ │ │ │ + svc 0x00c4f773 │ │ │ │ teqpeq r4, #-1073741782 @ p-variant is OBSOLETE @ 0xc000002a │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ svclt 0x00b82b01 │ │ │ │ strmi r2, [r5], -r1, lsl #6 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdavs r0!, {r0, r3, r7, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf86ef0da │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ ldrmi sl, [r9], -ip, lsl #26 │ │ │ │ strtmi r4, [r8], -sl, asr #12 │ │ │ │ - stmib r8, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r0, {r2, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4628463b │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ @ instruction: 0xf88d9700 │ │ │ │ @ instruction: 0xf7ef7223 │ │ │ │ sbclt pc, r3, #28672 @ 0x7000 │ │ │ │ @ instruction: 0xf43f2b79 │ │ │ │ ldr sl, [r4, -r4, lsl #28]! │ │ │ │ - mcr 7, 7, pc, cr12, cr3, {3} @ │ │ │ │ - eorseq lr, r2, sl, asr #2 │ │ │ │ + svc 0x0024f773 │ │ │ │ + ldrhteq lr, [r2], -sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r2, r4, asr #2 │ │ │ │ - andseq r2, r7, ip, asr #5 │ │ │ │ - andseq r2, r7, r0, lsr #5 │ │ │ │ - andseq r2, r7, r0, lsl #4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq lr, r2, ip, ror r0 │ │ │ │ - andseq r1, r7, r4, ror #31 │ │ │ │ - andseq r1, r7, ip, ror #31 │ │ │ │ - andseq r1, r7, lr, ror pc │ │ │ │ - andseq r1, r7, r0, asr #31 │ │ │ │ - andseq r1, r7, ip, lsr #28 │ │ │ │ - andseq r1, r7, r2, asr #28 │ │ │ │ - andseq r1, r7, r6, asr #29 │ │ │ │ - @ instruction: 0x00171df4 │ │ │ │ - @ instruction: 0x00171db2 │ │ │ │ - andseq r1, r7, r6, ror #29 │ │ │ │ + ldrhteq lr, [r2], -r4 │ │ │ │ + andseq r2, r7, r0, ror #3 │ │ │ │ + @ instruction: 0x001721b4 │ │ │ │ + andseq r2, r7, r4, lsl r1 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq lr, r2, ip, ror #1 │ │ │ │ + @ instruction: 0x00171ef8 │ │ │ │ + andseq r1, r7, r0, lsl #30 │ │ │ │ + mulseq r7, r2, lr │ │ │ │ + @ instruction: 0x00171ed4 │ │ │ │ + andseq r1, r7, r0, asr #26 │ │ │ │ + andseq r1, r7, r6, asr sp │ │ │ │ + @ instruction: 0x00171dda │ │ │ │ + andseq r1, r7, r8, lsl #26 │ │ │ │ + andseq r1, r7, r6, asr #25 │ │ │ │ + @ instruction: 0x00171dfa │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec47e34 <__read_chk@plt+0xfebe2a60> │ │ │ │ + bl fec47dc4 <__read_chk@plt+0xfebe29f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r4, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrsbtgt pc, [r8], #-143 @ 0xffffff71 @ │ │ │ │ stmdblt ip, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ - blvs fea024d8 <__read_chk@plt+0xfe99d104> │ │ │ │ + blvs fea02468 <__read_chk@plt+0xfe99d094> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ @ instruction: 0xf85c4a1a │ │ │ │ ldmdavs r1, {r1, sp} │ │ │ │ - blvs 17e8c60 <__read_chk@plt+0x178388c> │ │ │ │ + blvs 17e8bf0 <__read_chk@plt+0x178381c> │ │ │ │ ldmdbvs sl, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ mvnsle r4, sl, lsl #5 │ │ │ │ - blvs 17e8c6c <__read_chk@plt+0x1783898> │ │ │ │ + blvs 17e8bfc <__read_chk@plt+0x1783828> │ │ │ │ ldmdbvs sl, {r0, r1, r5, r7, r8, ip, sp, pc}^ │ │ │ │ mvnsle r2, r3, lsl #20 │ │ │ │ ldmdavc r2, {r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ mvnle r2, sl, lsr #20 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ - bmi 51d28c <__read_chk@plt+0x4b7eb8> │ │ │ │ + bmi 51d21c <__read_chk@plt+0x4b7e48> │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ stmdblt r2, {r1, r4, fp, sp, lr}^ │ │ │ │ cmplt r8, r8, asr r9 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt e2cec8 <__read_chk@plt+0xdc7af4> │ │ │ │ + blt e2ce58 <__read_chk@plt+0xdc7a84> │ │ │ │ @ instruction: 0x4620461c │ │ │ │ ldmibvs r8, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0f92008 │ │ │ │ - strmi pc, [r4], -r1, asr #18 │ │ │ │ + strmi pc, [r4], -r9, ror #17 │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ - blx 3ad0fa <__read_chk@plt+0x347d26> │ │ │ │ + blx fedad088 <__read_chk@plt+0xfed47cb4> │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ strb r0, [r5, r0, lsl #6] │ │ │ │ - eorseq sp, r2, r4, asr #24 │ │ │ │ + ldrhteq sp, [r2], -r4 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - mlaeq fp, r6, ip, sl │ │ │ │ + mlaeq fp, sl, fp, sl │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ - bmi ff51cefc <__read_chk@plt+0xff4b7b28> │ │ │ │ + bmi ff51ce8c <__read_chk@plt+0xff4b7ab8> │ │ │ │ svcmi 0x00d02300 │ │ │ │ @ instruction: 0x07cc447a │ │ │ │ movwcc lr, #22989 @ 0x59cd │ │ │ │ - blmi ff481ee8 <__read_chk@plt+0xff41cb14> │ │ │ │ + blmi ff481e78 <__read_chk@plt+0xff41caa4> │ │ │ │ strcs fp, [r2, #-3928] @ 0xfffff0a8 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ ldrble r0, [ip, #-768] @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8574bca │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ - blcs fcd08 <__read_chk@plt+0x97934> │ │ │ │ - bmi ff324ee4 <__read_chk@plt+0xff2bfb10> │ │ │ │ + blcs fcc98 <__read_chk@plt+0x978c4> │ │ │ │ + bmi ff324e74 <__read_chk@plt+0xff2bfaa0> │ │ │ │ @ instruction: 0xf8574681 │ │ │ │ @ instruction: 0xf8daa002 │ │ │ │ - bcs f8d18 <__read_chk@plt+0x93944> │ │ │ │ + bcs f8ca8 <__read_chk@plt+0x938d4> │ │ │ │ addshi pc, fp, r0, asr #32 │ │ │ │ - blcc 10b28c <__read_chk@plt+0xa5eb8> │ │ │ │ + blcc 10b21c <__read_chk@plt+0xa5e48> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ rsble r2, r7, r0, lsl #22 │ │ │ │ and r2, r6, r0, lsl #12 │ │ │ │ stmdavs r1!, {r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf9d6f0ed │ │ │ │ @ instruction: 0xb1a84605 │ │ │ │ ldrtmi r3, [r0], -r1, lsl #12 │ │ │ │ stc2l 0, cr15, [ip, #-352]! @ 0xfffffea0 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8d8d046 │ │ │ │ stmdacs r0, {} @ │ │ │ │ @ instruction: 0xf8dad0ef │ │ │ │ - blcs fcd54 <__read_chk@plt+0x97980> │ │ │ │ + blcs fcce4 <__read_chk@plt+0x97910> │ │ │ │ stmibvs r0, {r1, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0ed6821 │ │ │ │ strmi pc, [r5], -r1, asr #19 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stccs 8, cr6, [r1], {164} @ 0xa4 │ │ │ │ stccs 0, cr13, [r2], {120} @ 0x78 │ │ │ │ adchi pc, r7, r0 │ │ │ │ - blmi fecdfb84 <__read_chk@plt+0xfec7a7b0> │ │ │ │ + blmi fecdfb14 <__read_chk@plt+0xfec7a740> │ │ │ │ stmiami pc!, {r0, r9, sp} @ │ │ │ │ ldrbtmi r2, [r8], #-377 @ 0xfffffe87 │ │ │ │ andls r5, r0, #16449536 @ 0xfb0000 │ │ │ │ movwls r2, #12920 @ 0x3278 │ │ │ │ @ instruction: 0xf92ef7ef │ │ │ │ subsle r2, r3, lr, ror #16 │ │ │ │ hvcle 8841 @ 0x2289 │ │ │ │ @@ -142959,59 +142931,59 @@ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x46298111 │ │ │ │ ldc2 7, cr15, [ip], #1020 @ 0x3fc │ │ │ │ stmdage r6, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf98cf08d │ │ │ │ tstlt r3, r5, lsl #22 │ │ │ │ @ instruction: 0xf08da805 │ │ │ │ - bmi fe92f3d4 <__read_chk@plt+0xfe8ca000> │ │ │ │ + bmi fe92f364 <__read_chk@plt+0xfe8c9f90> │ │ │ │ ldrbtmi r4, [sl], #-2970 @ 0xfffff466 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_sx, r0, asr #32 │ │ │ │ andlt r4, r8, r8, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8da80ee │ │ │ │ - bcs f8de4 <__read_chk@plt+0x93a10> │ │ │ │ + bcs f8d74 <__read_chk@plt+0x939a0> │ │ │ │ ldmdbvs sl, {r1, r2, r3, r4, r6, r8, ip, lr, pc}^ │ │ │ │ - bmi fe61f214 <__read_chk@plt+0xfe5b9e40> │ │ │ │ + bmi fe61f1a4 <__read_chk@plt+0xfe5b9dd0> │ │ │ │ ldmibmi r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf8ccf0f2 │ │ │ │ + @ instruction: 0xf874f0f2 │ │ │ │ strcs r4, [r1], #-2957 @ 0xfffff473 │ │ │ │ rsbscs r4, r8, #9502720 @ 0x910000 │ │ │ │ ldrbtmi r2, [r8], #-377 @ 0xfffffe87 │ │ │ │ strls r5, [r0], #-2299 @ 0xfffff705 │ │ │ │ @ instruction: 0xf7ef9303 │ │ │ │ stmdacs lr!, {r0, r1, r3, r5, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r4, ip, lr, pc}^ │ │ │ │ stmibmi ip, {r2, r3, r6, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1280 @ 0xfffffb00 │ │ │ │ - mcr 7, 2, pc, cr4, cr3, {3} @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr12, cr3, {3} │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2 0, cr15, [r6, #-72]! @ 0xffffffb8 │ │ │ │ ldr r9, [ip, r5, lsl #22]! │ │ │ │ andcs r4, r5, #2179072 @ 0x214000 │ │ │ │ strcs r2, [sl, #-0] │ │ │ │ @ instruction: 0xf7734479 │ │ │ │ - andcs lr, r5, #864 @ 0x360 │ │ │ │ + andcs lr, r5, #1760 @ 0x6e0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0122004 │ │ │ │ - blls 2702ac <__read_chk@plt+0x20aed8> │ │ │ │ + blls 27023c <__read_chk@plt+0x20ae68> │ │ │ │ ldmibvs fp, {r0, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ svclt 0x00183b00 │ │ │ │ strb r2, [r3, -r1, lsl #6]! │ │ │ │ andcs r4, r5, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0xf7734479 │ │ │ │ - blmi 1dac6f8 <__read_chk@plt+0x1d47324> │ │ │ │ + blmi 1dac768 <__read_chk@plt+0x1d47394> │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ strls r5, [r0], #-2299 @ 0xfffff705 │ │ │ │ @ instruction: 0xf7ef9303 │ │ │ │ stmdacs lr!, {r0, r1, r2, r4, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r2, r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ strbmi sp, [r8], -fp, asr #3 │ │ │ │ mrc2 7, 6, pc, cr4, cr15, {7} │ │ │ │ @@ -143019,54 +142991,54 @@ │ │ │ │ adchi pc, r9, r0 │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ strmi pc, [r4], -r5, asr #24 │ │ │ │ @ instruction: 0xf08da806 │ │ │ │ @ instruction: 0x2c02f915 │ │ │ │ adchi pc, sp, r0 │ │ │ │ str r9, [r4, r5, lsl #22] │ │ │ │ - bcs 10b610 <__read_chk@plt+0xa623c> │ │ │ │ - bmi 1ba5530 <__read_chk@plt+0x1b4015c> │ │ │ │ + bcs 10b5a0 <__read_chk@plt+0xa61cc> │ │ │ │ + bmi 1ba54c0 <__read_chk@plt+0x1b400ec> │ │ │ │ @ instruction: 0xe79e447a │ │ │ │ strtmi r4, [r0], -r9, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-1282 @ 0xfffffafe │ │ │ │ - @ instruction: 0xf86af0f2 │ │ │ │ + @ instruction: 0xf812f0f2 │ │ │ │ @ instruction: 0xf8d9e7f0 │ │ │ │ stmiblt r2!, {sp}^ │ │ │ │ tstcs r1, sl, asr fp │ │ │ │ rsbscs r4, r8, #100, 16 @ 0x640000 │ │ │ │ ldmpl fp!, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ cmncs r9, r0, lsl #2 │ │ │ │ @ instruction: 0xf7ef9303 │ │ │ │ stmdacs lr!, {r0, r2, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r1, r3, r5, r7, ip, lr, pc}^ │ │ │ │ ldmdbmi pc, {r0, r3, r4, r7, r8, ip, lr, pc}^ @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7734479 │ │ │ │ - andcs lr, r5, #224, 26 @ 0x3800 │ │ │ │ + andcs lr, r5, #24, 28 @ 0x180 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0122004 │ │ │ │ - blls 270200 <__read_chk@plt+0x20ae2c> │ │ │ │ + blls 270190 <__read_chk@plt+0x20adbc> │ │ │ │ @ instruction: 0x4613e757 │ │ │ │ - bcs 10bc4c <__read_chk@plt+0xa6878> │ │ │ │ + bcs 10bbdc <__read_chk@plt+0xa6808> │ │ │ │ @ instruction: 0xf8d8d1fb │ │ │ │ and r1, r2, r0 │ │ │ │ - blcs 10bd7c <__read_chk@plt+0xa69a8> │ │ │ │ - bvs fe7a5274 <__read_chk@plt+0xfe73fea0> │ │ │ │ + blcs 10bd0c <__read_chk@plt+0xa6938> │ │ │ │ + bvs fe7a5204 <__read_chk@plt+0xfe73fe30> │ │ │ │ ldrble r0, [r9, #1424]! @ 0x590 │ │ │ │ addmi r6, sl, #425984 @ 0x68000 │ │ │ │ strd sp, [r2], -r6 │ │ │ │ - blcs 10bc90 <__read_chk@plt+0xa68bc> │ │ │ │ - bvs fe7a5260 <__read_chk@plt+0xfe73fe8c> │ │ │ │ + blcs 10bc20 <__read_chk@plt+0xa684c> │ │ │ │ + bvs fe7a51f0 <__read_chk@plt+0xfe73fe1c> │ │ │ │ ldrbtle r0, [r9], #1938 @ 0x792 │ │ │ │ - blvs 17e8f38 <__read_chk@plt+0x1783b64> │ │ │ │ + blvs 17e8ec8 <__read_chk@plt+0x1783af4> │ │ │ │ sbcle r2, r7, r0, lsl #22 │ │ │ │ addsmi r6, r1, #425984 @ 0x68000 │ │ │ │ - bcs 125320 <__read_chk@plt+0xbff4c> │ │ │ │ + bcs 1252b0 <__read_chk@plt+0xbfedc> │ │ │ │ @ instruction: 0xf8dad0c2 │ │ │ │ - blcs fcf44 <__read_chk@plt+0x97b70> │ │ │ │ + blcs fced4 <__read_chk@plt+0x97b00> │ │ │ │ ldmdbvs r0, {r1, r2, r6, r8, ip, lr, pc}^ │ │ │ │ adcsle r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d6f08d │ │ │ │ stmdacs r0, {r0, r2, ip, pc} │ │ │ │ stmdavs r3, {r1, r2, r4, r5, r7, ip, lr, pc} │ │ │ │ adcsle r2, r3, r0, lsl #22 │ │ │ │ strcs r4, [r1], #-2868 @ 0xfffff4cc │ │ │ │ @@ -143079,72 +143051,72 @@ │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ strbmi sl, [r8], -ip, asr #30 │ │ │ │ mrc2 7, 2, pc, cr4, cr15, {7} │ │ │ │ mvnslt r9, r6 │ │ │ │ @ instruction: 0xf7ff2100 │ │ │ │ strmi pc, [r5], -r7, asr #23 │ │ │ │ @ instruction: 0xf08da806 │ │ │ │ - blls 26f1f4 <__read_chk@plt+0x209e20> │ │ │ │ + blls 26f184 <__read_chk@plt+0x209db0> │ │ │ │ subeq pc, r0, #335544323 @ 0x14000003 │ │ │ │ svclt 0x000c2b00 │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ - bcs f17ac <__read_chk@plt+0x8c3d8> │ │ │ │ + bcs f173c <__read_chk@plt+0x8c368> │ │ │ │ svcge 0x0001f43f │ │ │ │ @ instruction: 0x46214618 │ │ │ │ - blx fee2efb2 <__read_chk@plt+0xfedc9bde> │ │ │ │ + blx fee2ef42 <__read_chk@plt+0xfedc9b6e> │ │ │ │ strmi r9, [r5], -r5, lsl #22 │ │ │ │ - bmi beaba0 <__read_chk@plt+0xb857cc> │ │ │ │ + bmi beab30 <__read_chk@plt+0xb8575c> │ │ │ │ @ instruction: 0xe716447a │ │ │ │ strcs r9, [r2, #-2821] @ 0xfffff4fb │ │ │ │ stmdals r5, {r0, r1, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ - blls 26fe6c <__read_chk@plt+0x20aa98> │ │ │ │ + blls 26fdfc <__read_chk@plt+0x20aa28> │ │ │ │ strbt r4, [ip], r5, lsl #12 │ │ │ │ stmdacs r0, {r4, r6, r7, r8, fp, sp, lr} │ │ │ │ svcge 0x0074f43f │ │ │ │ stmdbmi r3!, {r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stcl 7, cr15, [r2, #-460]! @ 0xfffffe34 │ │ │ │ + ldc 7, cr15, [sl, #460] @ 0x1cc │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf0122502 │ │ │ │ - blls 270104 <__read_chk@plt+0x20ad30> │ │ │ │ + blls 270094 <__read_chk@plt+0x20acc0> │ │ │ │ ldmdbmi sp, {r0, r3, r4, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7734479 │ │ │ │ - @ instruction: 0x4629ed54 │ │ │ │ + strtmi lr, [r9], -ip, lsl #27 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ strtmi r2, [r5], -r4 │ │ │ │ ldc2 0, cr15, [r4], #-72 @ 0xffffffb8 │ │ │ │ strb r9, [sl], r5, lsl #22 │ │ │ │ - ldcl 7, cr15, [r0], {115} @ 0x73 │ │ │ │ - eorseq sp, r2, r4, lsr #23 │ │ │ │ - mlaseq r2, ip, fp, sp │ │ │ │ + stc 7, cr15, [r8, #-460] @ 0xfffffe34 │ │ │ │ + eorseq sp, r2, r4, lsl ip │ │ │ │ + eorseq sp, r2, ip, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - @ instruction: 0x001619ba │ │ │ │ - eorseq sp, r2, sl, asr #21 │ │ │ │ - @ instruction: 0x001a4ad8 │ │ │ │ - @ instruction: 0x00171cb2 │ │ │ │ - andseq r1, r6, r2, lsr r9 │ │ │ │ - andseq r1, r6, lr, lsl #19 │ │ │ │ - andseq r1, r7, ip, lsr sp │ │ │ │ - andseq r1, r7, ip, ror #24 │ │ │ │ - andseq r4, sl, r8, lsl sl │ │ │ │ - andseq r1, r7, sl, lsl #25 │ │ │ │ - andseq r1, r6, r8, ror #16 │ │ │ │ - andseq r1, r7, ip, asr #20 │ │ │ │ - andseq r1, r6, lr, asr #15 │ │ │ │ - andseq r4, sl, r8, lsl #18 │ │ │ │ - andseq r1, r7, sl, lsr #22 │ │ │ │ - andseq r1, r7, ip, lsl #22 │ │ │ │ + andseq r1, r6, lr, asr #17 │ │ │ │ + eorseq sp, r2, sl, lsr fp │ │ │ │ + andseq r4, sl, ip, ror #19 │ │ │ │ + andseq r1, r7, r6, asr #23 │ │ │ │ + andseq r1, r6, r6, asr #16 │ │ │ │ + andseq r1, r6, r2, lsr #17 │ │ │ │ + andseq r1, r7, r0, asr ip │ │ │ │ + andseq r1, r7, r0, lsl #23 │ │ │ │ + andseq r4, sl, ip, lsr #18 │ │ │ │ + mulseq r7, lr, fp │ │ │ │ + andseq r1, r6, ip, ror r7 │ │ │ │ + andseq r1, r7, r0, ror #18 │ │ │ │ + andseq r1, r6, r2, ror #13 │ │ │ │ + andseq r4, sl, ip, lsl r8 │ │ │ │ + andseq r1, r7, lr, lsr sl │ │ │ │ + andseq r1, r7, r0, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec4827c <__read_chk@plt+0xfebe2ea8> │ │ │ │ + bl fec4820c <__read_chk@plt+0xfebe2e38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x468c0ff8 │ │ │ │ bicscs pc, sl, r0, asr #4 │ │ │ │ andle r4, ip, ip, lsl #11 │ │ │ │ biccs pc, pc, #64, 4 │ │ │ │ svclt 0x0018459c │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @@ -143160,15 +143132,15 @@ │ │ │ │ cdpmi 4, 10, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldrshle r4, [r9, #84]! @ 0x54 │ │ │ │ stceq 8, cr15, [r8], #312 @ 0x138 │ │ │ │ - blmi fed2f458 <__read_chk@plt+0xfecca084> │ │ │ │ + blmi fed2f3e8 <__read_chk@plt+0xfecca014> │ │ │ │ @ instruction: 0xf8df468b │ │ │ │ ldrbtmi r1, [ip], #-2992 @ 0xfffff450 │ │ │ │ stcmi 5, cr15, [r1, #692]! @ 0x2b4 │ │ │ │ @ instruction: 0xf8dfb081 │ │ │ │ @ instruction: 0xf50d7ba8 │ │ │ │ @ instruction: 0xf04f45a0 │ │ │ │ stmdapl r1!, {r9, fp}^ │ │ │ │ @@ -143178,15 +143150,15 @@ │ │ │ │ andls r0, r7, #0, 2 │ │ │ │ vmax.s8 d20, d0, d5 │ │ │ │ @ instruction: 0xf84422cf │ │ │ │ ldrmi sl, [r3, #3140] @ 0xc44 │ │ │ │ strbthi pc, [lr], #-0 @ │ │ │ │ sbcscs pc, sl, #-1342177270 @ 0xb000000a │ │ │ │ vpmax.s8 q1, q0, │ │ │ │ - bcs 12525a0 <__read_chk@plt+0x11ed1cc> │ │ │ │ + bcs 1252530 <__read_chk@plt+0x11ed15c> │ │ │ │ strbhi pc, [lr, #512]! @ 0x200 @ │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ strbeq r0, [ip, #868]! @ 0x364 │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ @@ -143216,68 +143188,68 @@ │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ strbeq r0, [ip, #1516]! @ 0x5ec │ │ │ │ movweq r0, #9708 @ 0x25ec │ │ │ │ - bcc ff82f538 <__read_chk@plt+0xff7ca164> │ │ │ │ + bcc ff82f4c8 <__read_chk@plt+0xff7ca0f4> │ │ │ │ andhi pc, r3, r7, asr r8 @ │ │ │ │ movwcc pc, #21056 @ 0x5240 @ │ │ │ │ svclt 0x000c459b │ │ │ │ andcs r2, r0, r1 │ │ │ │ ldrdls pc, [r0], -r8 │ │ │ │ ldc2l 7, cr15, [lr], #-680 @ 0xfffffd58 │ │ │ │ mcrreq 8, 4, pc, r0, cr4 @ │ │ │ │ @ instruction: 0xf0acb138 │ │ │ │ @ instruction: 0xf844f9b3 │ │ │ │ @ instruction: 0xf1a40c44 │ │ │ │ @ instruction: 0xf0f80040 │ │ │ │ - @ instruction: 0xf505fd27 │ │ │ │ + @ instruction: 0xf505fccf │ │ │ │ @ instruction: 0xf8545340 │ │ │ │ @ instruction: 0xf8c80c44 │ │ │ │ @ instruction: 0xf8939000 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ stmdacs r0, {r2, r4, r5, r6, r7, sp} │ │ │ │ stmdavc r3, {r0, r6, ip, lr, pc} │ │ │ │ eorsle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ @ instruction: 0xf8d88000 │ │ │ │ @ instruction: 0xb3a33010 │ │ │ │ @ instruction: 0x0691791a │ │ │ │ strbhi pc, [r2, -r0, lsl #2]! @ │ │ │ │ - bcs 1f2f5a0 <__read_chk@plt+0x1eca1cc> │ │ │ │ + bcs 1f2f530 <__read_chk@plt+0x1eca15c> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ ldmdbvs sl, {r0, r1, r2, r3, r4, r7, r8, r9, sl, pc}^ │ │ │ │ ldreq pc, [r4, -r3, lsl #2] │ │ │ │ @ instruction: 0x4638b13a │ │ │ │ - ldc2l 0, cr15, [lr], #992 @ 0x3e0 │ │ │ │ + stc2 0, cr15, [r6], #992 @ 0x3e0 │ │ │ │ @ instruction: 0xf8549b07 │ │ │ │ @ instruction: 0xf8d30c44 │ │ │ │ eorsvs r8, r8, r0 │ │ │ │ @ instruction: 0xf8442300 │ │ │ │ @ instruction: 0xf8d83c44 │ │ │ │ teqlt r3, r4 │ │ │ │ andeq pc, r4, r8, lsl #2 │ │ │ │ - stc2l 0, cr15, [lr], #992 @ 0x3e0 │ │ │ │ + ldc2 0, cr15, [r6], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf8d39b07 │ │ │ │ strbmi r8, [r1], -r0 │ │ │ │ @ instruction: 0xf79b4628 │ │ │ │ @ instruction: 0xf854fb9f │ │ │ │ @ instruction: 0xf8c83c44 │ │ │ │ - blcs f1284 <__read_chk@plt+0x8beb0> │ │ │ │ + blcs f1214 <__read_chk@plt+0x8be40> │ │ │ │ @ instruction: 0x83bcf000 │ │ │ │ subeq pc, r4, r4, lsr #3 │ │ │ │ - ldc2l 0, cr15, [ip], {248} @ 0xf8 │ │ │ │ + stc2 0, cr15, [r4], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf1a4e3b6 │ │ │ │ @ instruction: 0xf0f80044 │ │ │ │ - @ instruction: 0x2600fcd7 │ │ │ │ - bcs 52f60c <__read_chk@plt+0x4ca238> │ │ │ │ + @ instruction: 0x2600fc7f │ │ │ │ + bcs 52f59c <__read_chk@plt+0x4ca1c8> │ │ │ │ lslmi pc, sp, #10 @ │ │ │ │ ldmibcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r3, [sl], #-380 @ 0xfffffe84 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strbhi pc, [ip, r0, asr #32] @ │ │ │ │ @@ -143286,29 +143258,29 @@ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldmdavs r3!, {r0, r1, r2, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d36bdb │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ ldrdcs r8, [ip], -sl │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - mcr2 0, 1, pc, cr10, cr8, {7} @ │ │ │ │ + ldc2l 0, cr15, [r2, #992] @ 0x3e0 │ │ │ │ ldceq 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ andls pc, r0, r0, asr #17 │ │ │ │ andls pc, r4, r0, asr #17 │ │ │ │ andls pc, r8, r0, asr #17 │ │ │ │ @ instruction: 0xf854202c │ │ │ │ @ instruction: 0xf0f8ac34 │ │ │ │ - @ instruction: 0xf854fe1d │ │ │ │ + @ instruction: 0xf854fdc5 │ │ │ │ eorcs r3, ip, #52, 24 @ 0x3400 │ │ │ │ @ instruction: 0xf8ca4649 │ │ │ │ ldmdavs r8, {} @ │ │ │ │ - ldm ip, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldcge 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf0f82010 │ │ │ │ - @ instruction: 0xf854fe0f │ │ │ │ + @ instruction: 0xf854fdb7 │ │ │ │ @ instruction: 0xf8ca3c34 │ │ │ │ @ instruction: 0xf5050004 │ │ │ │ @ instruction: 0xf8df5a40 │ │ │ │ ldmdavs fp, {r2, r3, r7, r8, fp, sp}^ │ │ │ │ ldrbtmi r9, [sl], #-3591 @ 0xfffff1f9 │ │ │ │ @ instruction: 0xf8c3940b │ │ │ │ @ instruction: 0xf8c39000 │ │ │ │ @@ -143322,134 +143294,134 @@ │ │ │ │ @ instruction: 0xf109461c │ │ │ │ @ instruction: 0xf8cd0978 │ │ │ │ @ instruction: 0xf8dab028 │ │ │ │ andcs r3, r5, #128, 4 │ │ │ │ andcs r9, r0, r9, lsl #18 │ │ │ │ @ instruction: 0xf1c368db │ │ │ │ @ instruction: 0xf7730b00 │ │ │ │ - movwcs lr, #2982 @ 0xba6 │ │ │ │ + movwcs lr, #3038 @ 0xbde │ │ │ │ ldrmi r9, [sl], -r0 │ │ │ │ movwmi lr, #10701 @ 0x29cd │ │ │ │ ldrbmi r9, [r9], -r1, lsl #6 │ │ │ │ vmax.s8 q10, , q4 │ │ │ │ @ instruction: 0xf0f40301 │ │ │ │ - msrlt R8_fiq, r1 │ │ │ │ + msrlt R8_fiq, r9 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ stmdacs r3, {r1, r3, r8, r9, sl, pc} │ │ │ │ ldrhi pc, [r4], -r0 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @ instruction: 0xf8dd4648 │ │ │ │ @ instruction: 0xf043b028 │ │ │ │ @ instruction: 0xf88a0304 │ │ │ │ stcls 0, cr3, [fp], {244} @ 0xf4 │ │ │ │ @ instruction: 0xf0d99607 │ │ │ │ strbmi pc, [r8], -r7, asr #23 @ │ │ │ │ - stc 7, cr15, [sl, #460] @ 0x1cc │ │ │ │ + stcl 7, cr15, [r2, #460] @ 0x1cc │ │ │ │ vmlane.f32 s19, s6, s16 │ │ │ │ ldrmi r4, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ stccs 8, cr15, [r8], {19} │ │ │ │ svclt 0x00042a3a │ │ │ │ @ instruction: 0xf8032200 │ │ │ │ @ instruction: 0xf0d92c08 │ │ │ │ - blls 330218 <__read_chk@plt+0x2cae44> │ │ │ │ + blls 3301a8 <__read_chk@plt+0x2cadd4> │ │ │ │ stccc 8, cr15, [r8], {19} │ │ │ │ - blcs 115ff0 <__read_chk@plt+0xb0c1c> │ │ │ │ + blcs 115f80 <__read_chk@plt+0xb0bac> │ │ │ │ svcge 0x005df43f │ │ │ │ - mrrc 7, 7, pc, r2, cr3 @ │ │ │ │ + stc 7, cr15, [sl], {115} @ 0x73 │ │ │ │ stmdavs r2, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ andscs pc, r3, r2, lsr r8 @ │ │ │ │ strle r0, [r5, #-1426] @ 0xfffffa6e │ │ │ │ - ldmdb sl, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavs r2, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ eorcc pc, r3, r2, lsl r8 @ │ │ │ │ strbmi r9, [r8], -r8, lsl #20 │ │ │ │ stccc 8, cr15, [r8], {2} │ │ │ │ ldccc 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ movwls r6, #34907 @ 0x885b │ │ │ │ - @ instruction: 0xff62f111 │ │ │ │ + @ instruction: 0xff0af111 │ │ │ │ andsvs r9, r8, r8, lsl #22 │ │ │ │ ldmdavs r9, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldccc 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldrhi pc, [r7], r0 │ │ │ │ andcc pc, r8, fp, asr #17 │ │ │ │ ldcne 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ cdpls 3, 0, cr11, cr7, cr9, {3} │ │ │ │ andcs r4, r0, #11534336 @ 0xb00000 │ │ │ │ andcs lr, r1, #1 │ │ │ │ - blvs fe7c2e8c <__read_chk@plt+0xfe75dab8> │ │ │ │ + blvs fe7c2e1c <__read_chk@plt+0xfe75da48> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - bcs 116c50 <__read_chk@plt+0xb187c> │ │ │ │ + bcs 116be0 <__read_chk@plt+0xb180c> │ │ │ │ strhi pc, [r2], r0 │ │ │ │ ldchi 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ stmdalt r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ cdpls 6, 0, cr4, cr7, cr3, {2} │ │ │ │ ldrbtmi r4, [fp], #1704 @ 0x6a8 │ │ │ │ - blvs 17e9458 <__read_chk@plt+0x1784084> │ │ │ │ + blvs 17e93e8 <__read_chk@plt+0x1784014> │ │ │ │ ldccc 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ ldmdavs sp, {r0, r1, r3, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0x4659b15d │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - bl aaf22c <__read_chk@plt+0xa49e58> │ │ │ │ + bl 18af1bc <__read_chk@plt+0x1849de8> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - ldcl 7, cr15, [r6, #460] @ 0x1cc │ │ │ │ + mcr 7, 0, pc, cr14, cr3, {3} @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf854860c │ │ │ │ - blcs 100534 <__read_chk@plt+0x9b160> │ │ │ │ + blcs 1004c4 <__read_chk@plt+0x9b0f0> │ │ │ │ strbmi sp, [r5], -r9, ror #3 │ │ │ │ strbmi r9, [r8], -r7, lsl #12 │ │ │ │ - ldc 7, cr15, [lr, #-460] @ 0xfffffe34 │ │ │ │ + ldcl 7, cr15, [r6, #-460] @ 0xfffffe34 │ │ │ │ @ instruction: 0xf0f83009 │ │ │ │ - pkhtbmi pc, r0, r1, asr #26 @ │ │ │ │ + @ instruction: 0x4680fcf9 │ │ │ │ ldceq 8, cr15, [ip], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf7734648 │ │ │ │ - @ instruction: 0xf8dfed16 │ │ │ │ + @ instruction: 0xf8dfed4e │ │ │ │ @ instruction: 0xf1003818 │ │ │ │ andcs r0, r1, #1073741826 @ 0x40000002 │ │ │ │ @ instruction: 0x4640447b │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf8cd33ff │ │ │ │ @ instruction: 0xf7739004 │ │ │ │ - @ instruction: 0x4648ed14 │ │ │ │ - stc 7, cr15, [r4, #-460] @ 0xfffffe34 │ │ │ │ + strbmi lr, [r8], -ip, asr #26 │ │ │ │ + ldc 7, cr15, [ip, #-460]! @ 0xfffffe34 │ │ │ │ ldccc 8, cr15, [ip], #-336 @ 0xfffffeb0 │ │ │ │ strmi r2, [r3], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf854721a │ │ │ │ @ instruction: 0xf8543c34 │ │ │ │ ldmdavs r8, {r2, r3, r4, r5, sl, fp, ip} │ │ │ │ @ instruction: 0xff76f7f5 │ │ │ │ eorseq pc, ip, r4, lsr #3 │ │ │ │ - blx fedad8b6 <__read_chk@plt+0xfed484e2> │ │ │ │ + blx 17ad846 <__read_chk@plt+0x1748472> │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs ff7d2b04 <__read_chk@plt+0xff76d730> │ │ │ │ + bvs ff7d2a94 <__read_chk@plt+0xff76d6c0> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r0, r2, r7, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0ef8581 │ │ │ │ mcrrne 13, 10, pc, r3, cr13 @ │ │ │ │ stmdble fp, {r0, r1, r8, r9, fp, sp} │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ stc2 0, cr15, [r4, #956]! @ 0x3bc │ │ │ │ - blcs ff2b8614 <__read_chk@plt+0xff253240> │ │ │ │ + blcs ff2b85a4 <__read_chk@plt+0xff2531d0> │ │ │ │ @ instruction: 0xf04fbf88 │ │ │ │ stmdale ip, {r3, r6, r7, fp} │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ ldc2 0, cr15, [r8, #956] @ 0x3bc │ │ │ │ - blcs 1b862c <__read_chk@plt+0x153258> │ │ │ │ + blcs 1b85bc <__read_chk@plt+0x1531e8> │ │ │ │ @ instruction: 0xf04fbf98 │ │ │ │ vadd.i8 d0, d0, d3 │ │ │ │ @ instruction: 0xf854867b │ │ │ │ andcs r3, r5, #52, 24 @ 0x3400 │ │ │ │ @ instruction: 0x177cf8df │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ - b feeaf30c <__read_chk@plt+0xfee49f38> │ │ │ │ + b ffcaf29c <__read_chk@plt+0xffc49ec8> │ │ │ │ strmi r4, [r6], r1, lsr #12 │ │ │ │ @ instruction: 0x376cf8df │ │ │ │ @ instruction: 0xf8df464a │ │ │ │ @ instruction: 0xf851c76c │ │ │ │ ldmpl fp!, {r4, r5, r8, sl, fp}^ │ │ │ │ ldrsbtls pc, [r8], -r0 @ │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ @@ -143462,102 +143434,102 @@ │ │ │ │ @ instruction: 0xff8cf7f5 │ │ │ │ @ instruction: 0x371cf8df │ │ │ │ ldcne 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ ldmdavs pc, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} @ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmvs fp!, {r4, r6, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blvs fe7d2d68 <__read_chk@plt+0xfe76d994> │ │ │ │ + blvs fe7d2cf8 <__read_chk@plt+0xfe76d924> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cdpls 5, 0, cr8, cr7, cr8, {2} │ │ │ │ - blvs fe7e95ac <__read_chk@plt+0xfe7841d8> │ │ │ │ + blvs fe7e953c <__read_chk@plt+0xfe784168> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ addsmi r8, r9, #272629760 @ 0x10400000 │ │ │ │ @ instruction: 0x9607d1f9 │ │ │ │ movwcs r6, #185 @ 0xb9 │ │ │ │ addeq pc, r0, #14286848 @ 0xda0000 │ │ │ │ stmvs r6, {r1, fp, sp, lr} │ │ │ │ - blne fe58b8bc <__read_chk@plt+0xfe5264e8> │ │ │ │ + blne fe58b84c <__read_chk@plt+0xfe526478> │ │ │ │ addsmi r1, r3, #73728 @ 0x12000 │ │ │ │ movwcc sp, #6924 @ 0x1b0c │ │ │ │ - bne fe7d8de4 <__read_chk@plt+0xfe773a10> │ │ │ │ - blcc 14b8b4 <__read_chk@plt+0xe64e0> │ │ │ │ - blvs 159d9d8 <__read_chk@plt+0x1538604> │ │ │ │ + bne fe7d8d74 <__read_chk@plt+0xfe7739a0> │ │ │ │ + blcc 14b844 <__read_chk@plt+0xe6470> │ │ │ │ + blvs 159d968 <__read_chk@plt+0x1538594> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldccs 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ adcsvs r9, sl, r7, lsl #12 │ │ │ │ andsvs r9, r9, r7, lsl #22 │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ - blls 2e9df0 <__read_chk@plt+0x284a1c> │ │ │ │ - blvs ff78b660 <__read_chk@plt+0xff72628c> │ │ │ │ + blls 2e9d80 <__read_chk@plt+0x2849ac> │ │ │ │ + blvs ff78b5f0 <__read_chk@plt+0xff72621c> │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ ldchi 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bvs ff7e5638 <__read_chk@plt+0xff780264> │ │ │ │ - beq 12d744 <__read_chk@plt+0xc8370> │ │ │ │ + bvs ff7e55c8 <__read_chk@plt+0xff7801f4> │ │ │ │ + beq 12d6d4 <__read_chk@plt+0xc8300> │ │ │ │ tstlt fp, r7, lsl #28 │ │ │ │ ldrmi lr, [r8], r5, lsl #5 │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ ldccc 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8df9607 │ │ │ │ andcs r1, r5, #156, 12 @ 0x9c00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 112f3f8 <__read_chk@plt+0x10ca024> │ │ │ │ + b 1f2f388 <__read_chk@plt+0x1ec9fb4> │ │ │ │ ldccc 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r1, r4, r5, r6, sl, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r0, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf50d84dc │ │ │ │ stmib sp, {r0, r7, r8, fp, lr}^ │ │ │ │ @ instruction: 0xf1a90300 │ │ │ │ vpmax.s8 d16, d1, d8 │ │ │ │ andcs r0, r1, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0x46504619 │ │ │ │ - ldc 7, cr15, [sl], #-460 @ 0xfffffe34 │ │ │ │ + ldcl 7, cr15, [r2], #-460 @ 0xfffffe34 │ │ │ │ ldrbmi r2, [r0], -r0, lsl #6 │ │ │ │ svccc 0x00f8f889 │ │ │ │ cmncs r9, lr, ror #4 │ │ │ │ @ instruction: 0xf7ee9300 │ │ │ │ ldmdacs r9!, {r0, r3, r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strthi pc, [r1], #-64 @ 0xffffffc0 │ │ │ │ ldccc 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ ldmvs sl, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - ldrthi pc, [pc], #0 @ f1688 <__read_chk@plt+0x8c2b4> @ │ │ │ │ + ldrthi pc, [pc], #0 @ f1618 <__read_chk@plt+0x8c244> @ │ │ │ │ andcs pc, r8, r8, asr #17 │ │ │ │ @ instruction: 0xf1a42200 │ │ │ │ addsvs r0, sl, r4, lsr r0 │ │ │ │ @ instruction: 0xf8daf7f6 │ │ │ │ ldmdavs r1!, {r0, r1, r2, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8d1848d │ │ │ │ strmi ip, [fp], -ip, lsr #32 │ │ │ │ ldcgt 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ - bvs ff7a96b8 <__read_chk@plt+0xff7442e4> │ │ │ │ + bvs ff7a9648 <__read_chk@plt+0xff744274> │ │ │ │ @ instruction: 0xd1034594 │ │ │ │ - blvs 17c3130 <__read_chk@plt+0x175dd5c> │ │ │ │ + blvs 17c30c0 <__read_chk@plt+0x175dcec> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ ldmpl fp!, {r0, r1, r2, r9, sl, ip, pc}^ │ │ │ │ stmvs r2, {r3, r4, fp, sp, lr} │ │ │ │ svceq 0x0000f1bc │ │ │ │ ldrhi pc, [lr] │ │ │ │ and r4, r1, r3, ror #12 │ │ │ │ tstlt fp, fp, asr fp │ │ │ │ svclt 0x00184293 │ │ │ │ @ instruction: 0xd1f94299 │ │ │ │ @ instruction: 0x96074293 │ │ │ │ ldrbthi pc, [r8], #-0 @ │ │ │ │ svceq 0x0000f1be │ │ │ │ - strbthi pc, [pc], #-0 @ f16f0 <__read_chk@plt+0x8c31c> @ │ │ │ │ + strbthi pc, [pc], #-0 @ f1680 <__read_chk@plt+0x8c2ac> @ │ │ │ │ ldrsbtcc pc, [r4], -lr @ │ │ │ │ andsvs r9, r3, r7, lsl #20 │ │ │ │ ldrsbtcc pc, [r8], -ip @ │ │ │ │ @ instruction: 0xf8deb113 │ │ │ │ cmpvs sl, #52 @ 0x34 │ │ │ │ ldrsbtcs pc, [r4], -lr @ │ │ │ │ orrsvs fp, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -143565,187 +143537,187 @@ │ │ │ │ @ instruction: 0xf8ce0030 │ │ │ │ @ instruction: 0xf8cc3034 │ │ │ │ @ instruction: 0xf79c3038 │ │ │ │ @ instruction: 0xf505fd69 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820310 │ │ │ │ - ldrsh r3, [pc, #-4] @ f172c <__read_chk@plt+0x8c358> │ │ │ │ + ldrsh r3, [pc, #-4] @ f16bc <__read_chk@plt+0x8c2e8> │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8446adb │ │ │ │ ldmdavs sl, {r4, r5, sl, fp, ip, sp} │ │ │ │ suble r2, ip, r0, lsl #20 │ │ │ │ - blcs 10bbb0 <__read_chk@plt+0xa67dc> │ │ │ │ + blcs 10bb40 <__read_chk@plt+0xa676c> │ │ │ │ ldmdavs pc, {r0, r3, r6, ip, lr, pc} @ │ │ │ │ suble r2, r6, r0, lsl #30 │ │ │ │ @ instruction: 0x46387813 │ │ │ │ @ instruction: 0x0621f1b3 │ │ │ │ ldmdavc r3, {r2, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ strteq pc, [r0], -r3, lsr #3 │ │ │ │ - bl fecaf52c <__read_chk@plt+0xfec4a158> │ │ │ │ + bl ffaaf4bc <__read_chk@plt+0xffa4a0e8> │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ ldmdavc fp!, {r0, sl, pc} │ │ │ │ @ instruction: 0xf0402b21 │ │ │ │ ldmdavc fp!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf0402b20 │ │ │ │ @ instruction: 0xf8df83f9 │ │ │ │ mcrrne 5, 4, r6, r1, cr8 │ │ │ │ ldrtmi r2, [r8], -r2, lsl #4 │ │ │ │ @ instruction: 0x4633447e │ │ │ │ @ instruction: 0xf8daf0d9 │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0x4638681f │ │ │ │ - bl fe62f560 <__read_chk@plt+0xfe5ca18c> │ │ │ │ + bl ff42f4f0 <__read_chk@plt+0xff3ca11c> │ │ │ │ mcrrne 2, 0, r2, r1, cr2 │ │ │ │ @ instruction: 0x46384633 │ │ │ │ @ instruction: 0xf8cef0d9 │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0x4630681e │ │ │ │ - bl fe32f578 <__read_chk@plt+0xfe2ca1a4> │ │ │ │ + bl ff12f508 <__read_chk@plt+0xff0ca134> │ │ │ │ ldrmi r1, [lr], #-3651 @ 0xfffff1bd │ │ │ │ andcs r2, r2, r0, lsr #2 │ │ │ │ - blx 1aadb20 <__read_chk@plt+0x1a4874c> │ │ │ │ + blx 1aadab0 <__read_chk@plt+0x1a486dc> │ │ │ │ strmi r2, [r1], -r3, lsl #4 │ │ │ │ @ instruction: 0xf7734630 │ │ │ │ - @ instruction: 0xf854ec76 │ │ │ │ + @ instruction: 0xf854ecae │ │ │ │ ldmdavs ip, {r4, r5, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf7734620 │ │ │ │ - @ instruction: 0xf8dfeb78 │ │ │ │ + @ instruction: 0xf8dfebb0 │ │ │ │ ldrbtmi r3, [fp], #-1268 @ 0xfffffb0c │ │ │ │ eorpl r8, r3, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf04fe10a │ │ │ │ @ instruction: 0xf8df36ff │ │ │ │ ldrbtmi r3, [fp], #-1256 @ 0xfffffb18 │ │ │ │ - blcs 10b854 <__read_chk@plt+0xa6480> │ │ │ │ + blcs 10b7e4 <__read_chk@plt+0xa6410> │ │ │ │ ldclge 4, cr15, [r0, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ strb pc, [fp, #-3865] @ 0xfffff0e7 @ │ │ │ │ @ instruction: 0xf10007db │ │ │ │ strcs r8, [r2], -r6, ror #6 │ │ │ │ - blls 2eb7bc <__read_chk@plt+0x2863e8> │ │ │ │ + blls 2eb74c <__read_chk@plt+0x286378> │ │ │ │ ldmdbvs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df82d7 │ │ │ │ ldmdapl r9!, {r4, r7, sl, ip}^ │ │ │ │ stmdbcs r0, {r0, r3, fp, sp, lr} │ │ │ │ sbchi pc, ip, #0 │ │ │ │ stmdacs r0, {r4, r6, r7, r8, fp, sp, lr} │ │ │ │ sbchi pc, ip, #0 │ │ │ │ - ldc2l 1, cr15, [r0, #-68] @ 0xffffffbc │ │ │ │ + ldc2l 1, cr15, [r8], #68 @ 0x44 │ │ │ │ ldceq 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf0d9b108 │ │ │ │ - blls 2efe34 <__read_chk@plt+0x28aa60> │ │ │ │ + blls 2efdc4 <__read_chk@plt+0x28a9f0> │ │ │ │ @ instruction: 0xf8df681b │ │ │ │ ldmdavs r8, {r3, r4, r7, sl, ip} │ │ │ │ @ instruction: 0xf0d94479 │ │ │ │ @ instruction: 0xf854fb0d │ │ │ │ @ instruction: 0x46067c34 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavc fp!, {r1, r2, r3, r4, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x463882fa │ │ │ │ - bl daf624 <__read_chk@plt+0xd4a250> │ │ │ │ + bl 1baf5b4 <__read_chk@plt+0x1b4a1e0> │ │ │ │ ldcpl 8, cr3, [fp], #-4 │ │ │ │ svclt 0x00042b7c │ │ │ │ ldrtpl r2, [fp], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df83dc │ │ │ │ ldrbtmi r3, [fp], #-1124 @ 0xfffffb9c │ │ │ │ strbtcs pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ strteq pc, [ip], -r4, lsr #3 │ │ │ │ tstcs r4, #67108864 @ 0x4000000 │ │ │ │ ldrbtmi r4, [sl], #-1561 @ 0xfffff9e7 │ │ │ │ andls r4, r0, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf7732201 │ │ │ │ - @ instruction: 0xf854eb26 │ │ │ │ + @ instruction: 0xf854eb5e │ │ │ │ @ instruction: 0x46310c34 │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ @ instruction: 0xf7f33c19 │ │ │ │ @ instruction: 0xf844fa19 │ │ │ │ @ instruction: 0xf1a40c30 │ │ │ │ @ instruction: 0xf0f80034 │ │ │ │ - @ instruction: 0xf854f9c9 │ │ │ │ + @ instruction: 0xf854f971 │ │ │ │ cmnlt r1, r0, lsr ip │ │ │ │ strtcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ tstls r0, r4 │ │ │ │ ldrbtmi r2, [fp], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf0d02103 │ │ │ │ @ instruction: 0xf1a4fced │ │ │ │ @ instruction: 0xf0f80030 │ │ │ │ - @ instruction: 0xf505f9b9 │ │ │ │ + @ instruction: 0xf505f961 │ │ │ │ @ instruction: 0xf8955540 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ ldrb r3, [r8], #244 @ 0xf4 │ │ │ │ - stc2 7, cr15, [lr, #504] @ 0x1f8 │ │ │ │ + stc2l 7, cr15, [r6, #504] @ 0x1f8 │ │ │ │ movtpl pc, #1285 @ 0x505 @ │ │ │ │ mcrreq 8, 4, pc, r8, cr4 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ cdpls 12, 0, cr10, cr7, cr10, {6} │ │ │ │ ldmdbvs fp, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdbvc fp, {r2, r6, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf57f069f │ │ │ │ stmdavc r3, {r6, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x46028472 │ │ │ │ - blcs bf9d18 <__read_chk@plt+0xb94944> │ │ │ │ + blcs bf9ca8 <__read_chk@plt+0xb948d4> │ │ │ │ svccc 0x0001f812 │ │ │ │ tstcc r1, r8, lsl #30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ strls r3, [r7], -r1, lsl #2 │ │ │ │ movwcs r2, #514 @ 0x202 │ │ │ │ - blx 92db62 <__read_chk@plt+0x8c878e> │ │ │ │ + blx 92daf2 <__read_chk@plt+0x8c871e> │ │ │ │ @ instruction: 0xf1a44603 │ │ │ │ @ instruction: 0xf8440048 │ │ │ │ @ instruction: 0xf0f83c30 │ │ │ │ - @ instruction: 0xf854f97d │ │ │ │ + @ instruction: 0xf854f925 │ │ │ │ cmnlt r2, r0, lsr ip │ │ │ │ cmplt r3, r3, lsl r8 │ │ │ │ stmdbls r7, {r8, r9, sp} │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xff56f79d │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf1a4b11b │ │ │ │ @ instruction: 0xf0f80030 │ │ │ │ - @ instruction: 0x9e07f96b │ │ │ │ + @ instruction: 0x9e07f913 │ │ │ │ stmdavs r3!, {r2, r4, r5, fp, sp, lr}^ │ │ │ │ stcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xf964f0f8 │ │ │ │ + @ instruction: 0xf90cf0f8 │ │ │ │ @ instruction: 0x46216834 │ │ │ │ @ instruction: 0xf79b4628 │ │ │ │ rsbvs pc, r0, r7, lsl r8 @ │ │ │ │ @ instruction: 0xf77ee038 │ │ │ │ - @ instruction: 0xf505fca9 │ │ │ │ + @ instruction: 0xf505fce1 │ │ │ │ strmi r5, [r3], -r0, asr #2 │ │ │ │ mcrreq 8, 4, pc, r8, cr4 @ │ │ │ │ smlalscs pc, r4, r1, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r1, lsl #17 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bls 2dcb78 <__read_chk@plt+0x2777a4> │ │ │ │ + bls 2dcb08 <__read_chk@plt+0x277734> │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ - bmi ff01dfec <__read_chk@plt+0xfefb8c18> │ │ │ │ + bmi ff01df7c <__read_chk@plt+0xfefb8ba8> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ stmdbvs r2, {r0, r3, r4, r5, r6, r7, r9, pc}^ │ │ │ │ ldreq pc, [r4, -r0, lsl #2] │ │ │ │ @ instruction: 0x4638b13a │ │ │ │ - @ instruction: 0xf93af0f8 │ │ │ │ + @ instruction: 0xf8e2f0f8 │ │ │ │ @ instruction: 0xf8549a07 │ │ │ │ @ instruction: 0xf8d23c48 │ │ │ │ eorsvs r8, fp, r0 │ │ │ │ ldrdcc pc, [r4], -r8 │ │ │ │ @ instruction: 0xf108b133 │ │ │ │ @ instruction: 0xf0f80004 │ │ │ │ - blls 2efe94 <__read_chk@plt+0x28aac0> │ │ │ │ + blls 2efcc4 <__read_chk@plt+0x28a8f0> │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ @ instruction: 0xffdef79a │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ ldrbt r2, [r4], r1, lsl #12 │ │ │ │ @ instruction: 0xf50d4bb9 │ │ │ │ @ instruction: 0xf8085884 │ │ │ │ @@ -143757,196 +143729,196 @@ │ │ │ │ @ instruction: 0xf8d25280 │ │ │ │ @ instruction: 0xf1bbb37c │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf1a88282 │ │ │ │ @ instruction: 0x46590914 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7734648 │ │ │ │ - strbmi lr, [r8], -r0, asr #22 │ │ │ │ + @ instruction: 0x4648eb78 │ │ │ │ svcge 0x00ecf888 │ │ │ │ - b 11af804 <__read_chk@plt+0x114a430> │ │ │ │ + b 1faf794 <__read_chk@plt+0x1f4a3c0> │ │ │ │ ldrmi r1, [lr], -r3, asr #24 │ │ │ │ @ instruction: 0xf1a449a8 │ │ │ │ @ instruction: 0xf50d0a2c │ │ │ │ ldccc 8, cr5, [r8], {66} @ 0x42 │ │ │ │ andcs r4, pc, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf50d4650 │ │ │ │ @ instruction: 0xf7735b01 │ │ │ │ - @ instruction: 0xf44feb2c │ │ │ │ + @ instruction: 0xf44feb64 │ │ │ │ strbmi r5, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7734620 │ │ │ │ - movwcs lr, #2854 @ 0xb26 │ │ │ │ + movwcs lr, #2910 @ 0xb5e │ │ │ │ stccc 8, cr15, [ip, #-32] @ 0xffffffe0 │ │ │ │ - bleq d2de98 <__read_chk@plt+0xcc8ac4> │ │ │ │ + bleq d2de28 <__read_chk@plt+0xcc8a54> │ │ │ │ ldrbmi r4, [r8], -r1, lsr #12 │ │ │ │ vmax.s8 q10, , q1 │ │ │ │ @ instruction: 0xf0ec0301 │ │ │ │ @ instruction: 0x4650f971 │ │ │ │ vcgt.s8 d18, d1, d1 │ │ │ │ stmib sp, {r0, r9, fp}^ │ │ │ │ ldrbmi r3, [r2], -r1, lsl #6 │ │ │ │ strtmi r4, [r1], -r3, asr #12 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ - blx 52f9d0 <__read_chk@plt+0x4ca5fc> │ │ │ │ + blx 52f960 <__read_chk@plt+0x4ca58c> │ │ │ │ subpl pc, r0, #20971520 @ 0x1400000 │ │ │ │ @ instruction: 0xf8922801 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ @ instruction: 0xf47f30f4 │ │ │ │ @ instruction: 0x4642abf0 │ │ │ │ ldrbmi r4, [r3], -r1, lsr #12 │ │ │ │ @ instruction: 0xf0ec4658 │ │ │ │ @ instruction: 0x4658f953 │ │ │ │ @ instruction: 0xf83af0d9 │ │ │ │ @ instruction: 0xf7734648 │ │ │ │ - @ instruction: 0x4649e9fe │ │ │ │ + @ instruction: 0x4649ea36 │ │ │ │ ldrbmi r4, [r8], -r2, lsl #12 │ │ │ │ - b af894 <__read_chk@plt+0x4a4c0> │ │ │ │ + bl eaf824 <__read_chk@plt+0xe4a450> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x463082d5 │ │ │ │ @ instruction: 0xf1114458 │ │ │ │ - @ instruction: 0x4680fbf5 │ │ │ │ + pkhbtmi pc, r0, sp, lsl #23 @ │ │ │ │ ldmdavs ip, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ orrlt r6, r3, r3, lsr #18 │ │ │ │ ldmpl sl!, {r0, r2, r3, r5, r6, r9, fp, lr} │ │ │ │ - bcs 10bb34 <__read_chk@plt+0xa6760> │ │ │ │ + bcs 10bac4 <__read_chk@plt+0xa66f0> │ │ │ │ msrhi CPSR_fsxc, #64 @ 0x40 │ │ │ │ @ instruction: 0xf103695a │ │ │ │ @ instruction: 0xb1220714 │ │ │ │ @ instruction: 0xf0f84638 │ │ │ │ - blls 2efd74 <__read_chk@plt+0x28a9a0> │ │ │ │ + blls 2efba4 <__read_chk@plt+0x28a7d0> │ │ │ │ @ instruction: 0xf8c7681c │ │ │ │ stmdavs r3!, {pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stcne 15, cr10, [r0, #-200]! @ 0xffffff38 │ │ │ │ - @ instruction: 0xf892f0f8 │ │ │ │ + @ instruction: 0xf83af0f8 │ │ │ │ ldmdavs ip, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d3e72b │ │ │ │ cdpls 0, 0, cr9, cr7, cr0, {0} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d8d012 │ │ │ │ cmnlt fp, r0 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ svceq 0x0000f1bb │ │ │ │ ldrbmi sp, [r8], -sl │ │ │ │ - stmib r0, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8!, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46024659 │ │ │ │ @ instruction: 0xf7724648 │ │ │ │ - stmdacs r0, {r1, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ subhi pc, lr, #0 │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ ldccc 8, cr15, [r4], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ strbmi sl, [r2], r1, ror #26 │ │ │ │ bfi r4, r8, #13, #19 │ │ │ │ stmdbls r7, {r5, r6, r9, fp, lr} │ │ │ │ stmdavs r9, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ stmdbvs r9, {r1, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ - bmi 1851f50 <__read_chk@plt+0x17ecb7c> │ │ │ │ + bmi 1851ee0 <__read_chk@plt+0x17ecb0c> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ - bmi 17d1f44 <__read_chk@plt+0x176cb70> │ │ │ │ + bmi 17d1ed4 <__read_chk@plt+0x176cb00> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ - bmi 1751f38 <__read_chk@plt+0x16ecb64> │ │ │ │ + bmi 1751ec8 <__read_chk@plt+0x16ecaf4> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0404291 │ │ │ │ vhadd.s8 q12, q8, │ │ │ │ strmi r2, [fp, #487] @ 0x1e7 │ │ │ │ rschi pc, r0, r0, asr #32 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdbmi sp!, {r3, r5, r6, r7, r9, pc} │ │ │ │ stmdavs r9, {r0, r3, r4, r5, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ ldmdbvs r1, {r1, r2, r4, r6, r7, r9, pc}^ │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ - blmi 1491ee4 <__read_chk@plt+0x142cb10> │ │ │ │ + blmi 1491e74 <__read_chk@plt+0x142caa0> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ stmdapl r2, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r1, #76, 22 @ 0x13000 │ │ │ │ - bpl 112efe0 <__read_chk@plt+0x10c9c0c> │ │ │ │ + bpl 112ef70 <__read_chk@plt+0x10c9b9c> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movweq pc, #49576 @ 0xc1a8 @ │ │ │ │ ldrmi r9, [r8], -sl, lsl #6 │ │ │ │ @ instruction: 0x4619233c │ │ │ │ - ldmdb sl!, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r2!, {r0, r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ addmi pc, r1, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ andls r3, r8, #47 @ 0x2f │ │ │ │ stccc 8, cr15, [r8], {2} │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ - blcs 10c070 <__read_chk@plt+0xa6c9c> │ │ │ │ + blcs 10c000 <__read_chk@plt+0xa6c2c> │ │ │ │ eorshi pc, r0, #0 │ │ │ │ ldmpl sl!, {r2, r5, r9, fp, lr} │ │ │ │ - bcs 10bc58 <__read_chk@plt+0xa6884> │ │ │ │ + bcs 10bbe8 <__read_chk@plt+0xa6814> │ │ │ │ eorhi pc, r3, #64 @ 0x40 │ │ │ │ stmdblt fp, {r0, r1, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ ldrbtmi r4, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ vceq.f32 d25, d1, d8 │ │ │ │ - bmi eb2028 <__read_chk@plt+0xe4cc54> │ │ │ │ + bmi eb1fb8 <__read_chk@plt+0xe4cbe4> │ │ │ │ stmdbeq r8, {r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4648447a │ │ │ │ - stcl 7, cr15, [ip], #-456 @ 0xfffffe38 │ │ │ │ + stc 7, cr15, [r4], #456 @ 0x1c8 │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0x46983ff8 │ │ │ │ - blge 459458 <__read_chk@plt+0x3f4084> │ │ │ │ + blge 4593e8 <__read_chk@plt+0x3f4014> │ │ │ │ movtcs r9, #777 @ 0x309 │ │ │ │ mcrrcc 8, 4, pc, ip, cr4 @ │ │ │ │ addcc pc, r0, #14286848 @ 0xda0000 │ │ │ │ strbmi r2, [r8], -r0, lsl #4 │ │ │ │ - blls 34bfb4 <__read_chk@plt+0x2e6be0> │ │ │ │ + blls 34bf44 <__read_chk@plt+0x2e6b70> │ │ │ │ movwhi lr, #10701 @ 0x29cd │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ - blls 382580 <__read_chk@plt+0x31d1ac> │ │ │ │ + blls 382510 <__read_chk@plt+0x31d13c> │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ @ instruction: 0xf0f30301 │ │ │ │ - stmdacs r4, {r0, r1, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - blge 4ef568 <__read_chk@plt+0x48a194> │ │ │ │ + stmdacs r4, {r0, r1, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + blge 4ef4f8 <__read_chk@plt+0x48a124> │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strmi r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004718 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0xfffff613 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @ instruction: 0xffffffc7 │ │ │ │ - eorseq sp, r2, r2, lsr #15 │ │ │ │ + eorseq sp, r2, r2, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r2, r8, lsl #15 │ │ │ │ + ldrshteq sp, [r2], -r8 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq sp, r2, sl, ror #11 │ │ │ │ - andseq r1, r6, sl, lsr r2 │ │ │ │ - andseq r0, r7, r6, lsr #24 │ │ │ │ - andseq r0, r7, ip, asr #24 │ │ │ │ - @ instruction: 0x00170bbe │ │ │ │ + eorseq sp, r2, sl, asr r6 │ │ │ │ + andseq r1, r6, lr, asr #2 │ │ │ │ + andseq r0, r7, sl, lsr fp │ │ │ │ + andseq r0, r7, r0, ror #22 │ │ │ │ + @ instruction: 0x00170ad2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ - @ instruction: 0x001715da │ │ │ │ - eoreq sl, fp, r0, asr #3 │ │ │ │ - eoreq r3, r2, lr, asr #17 │ │ │ │ - eorseq ip, r8, r6, lsl #6 │ │ │ │ - eoreq pc, sl, r0, asr #1 │ │ │ │ - andseq r1, r7, r2, lsr #6 │ │ │ │ - andseq r1, r7, r6, ror r3 │ │ │ │ - eoreq r8, fp, lr, lsl #8 │ │ │ │ + andseq r1, r7, lr, ror #9 │ │ │ │ + eoreq sl, fp, r4, asr #1 │ │ │ │ + eoreq r3, r2, r2, ror #15 │ │ │ │ + eorseq ip, r8, r6, ror r3 │ │ │ │ + ldrdeq lr, [sl], -r4 @ │ │ │ │ + andseq r1, r7, r6, lsr r2 │ │ │ │ + andseq r1, r7, sl, lsl #5 │ │ │ │ + eoreq r8, fp, r2, lsl r3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r7, r0, ror r1 │ │ │ │ + andseq r1, r7, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ - andseq r0, r7, r0, ror #31 │ │ │ │ - andseq r1, r7, r0, rrx │ │ │ │ - eoreq r9, fp, r6, lsr #26 │ │ │ │ - mlaeq fp, ip, r0, r8 │ │ │ │ + @ instruction: 0x00170ef4 │ │ │ │ + andseq r0, r7, r4, ror pc │ │ │ │ + eoreq r9, fp, sl, lsr #24 │ │ │ │ + eoreq r7, fp, r0, lsr #31 │ │ │ │ strbcs pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ ldmpl sl!, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ ldmdavs r2, {r0, r3, fp, sp, lr} │ │ │ │ addsmi r6, r1, #147456 @ 0x24000 │ │ │ │ adcshi pc, ip, r0 │ │ │ │ ldrcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @@ -143958,365 +143930,365 @@ │ │ │ │ ldrcs pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0004291 │ │ │ │ vhadd.s8 d24, d16, d23 │ │ │ │ ldrmi r2, [r3, #743] @ 0x2e7 │ │ │ │ cmplt r9, sl, lsl #2 │ │ │ │ ldmdbvc r2, {r1, r3, r9, sl, lr} │ │ │ │ - blcs ffb6e654 <__read_chk@plt+0xffb09280> │ │ │ │ + blcs ffb6e5e4 <__read_chk@plt+0xffb09210> │ │ │ │ svceq 0x0020f012 │ │ │ │ rsccs pc, r7, #64, 4 │ │ │ │ @ instruction: 0x4693bf18 │ │ │ │ andcs r9, r1, #7, 28 @ 0x70 │ │ │ │ andls r4, r0, #93323264 @ 0x5900000 │ │ │ │ ldrtmi r4, [r2], -r8, lsr #12 │ │ │ │ stc2 7, cr15, [r0], #-636 @ 0xfffffd84 │ │ │ │ @ instruction: 0x46066833 │ │ │ │ @ instruction: 0xf8446ad8 │ │ │ │ - blvs 11b4e3c <__read_chk@plt+0x114fa68> │ │ │ │ + blvs 11b4dcc <__read_chk@plt+0x114f9f8> │ │ │ │ stmdbvs r2, {r0, r1, r3, r4, r7, r8, ip, sp, pc} │ │ │ │ and r2, r9, r0, lsl #14 │ │ │ │ ldrmi r6, [r9], r1, asr #23 │ │ │ │ @ instruction: 0x461863d9 │ │ │ │ smlsdcs r1, r9, fp, r6 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0x460b80bb │ │ │ │ ldmdbvs sl, {r0, r4, r9, sl, lr} │ │ │ │ rscsle r4, r1, sl, lsl #5 │ │ │ │ @ instruction: 0xf844b10f │ │ │ │ mcrcs 12, 0, r9, cr0, cr0, {1} │ │ │ │ ldcge 4, cr15, [r9, #-508] @ 0xfffffe04 │ │ │ │ - blt 1c6fdac <__read_chk@plt+0x1c0a9d8> │ │ │ │ + blt 1c6fd3c <__read_chk@plt+0x1c0a968> │ │ │ │ stmdacs r0, {r4, r6, r8, fp, sp, lr} │ │ │ │ ldcge 4, cr15, [r4, #-508]! @ 0xfffffe04 │ │ │ │ @ instruction: 0xf8442200 │ │ │ │ ldr r2, [r8, #-3124]! @ 0xfffff3cc │ │ │ │ ldrcc pc, [r4], #2271 @ 0x8df │ │ │ │ ldrt r4, [lr], #-1147 @ 0xfffffb85 │ │ │ │ mvncs pc, #64, 4 │ │ │ │ @ instruction: 0xf000459b │ │ │ │ @ instruction: 0xf8df820b │ │ │ │ ldrbtmi r0, [r8], #-1160 @ 0xfffffb78 │ │ │ │ cdp2 0, 6, cr15, cr8, cr13, {4} │ │ │ │ - blt 166fddc <__read_chk@plt+0x160aa08> │ │ │ │ + blt 166fd6c <__read_chk@plt+0x160a998> │ │ │ │ smlalscc pc, r4, sl, r8 @ │ │ │ │ @ instruction: 0xf0439607 │ │ │ │ @ instruction: 0xf88a0310 │ │ │ │ ldmdavs r3!, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ @ instruction: 0xb1b16919 │ │ │ │ strbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbvs fp, {r0, r1, r2, r3, r5, r6, r7, r8, pc}^ │ │ │ │ ldreq pc, [r4], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ - @ instruction: 0xff14f0f7 │ │ │ │ + mrc2 0, 5, pc, cr12, cr7, {7} │ │ │ │ @ instruction: 0xf8139b08 │ │ │ │ - blcs 100e38 <__read_chk@plt+0x9ba64> │ │ │ │ + blcs 100dc8 <__read_chk@plt+0x9b9f4> │ │ │ │ mvnshi pc, r0, asr #32 │ │ │ │ ldmdavs fp, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ andcs r6, r0, #409600 @ 0x64000 │ │ │ │ @ instruction: 0xf79d4628 │ │ │ │ cdpls 15, 0, cr15, cr7, cr7, {3} │ │ │ │ stmdavs r3!, {r2, r4, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldr sl, [ip, #3482] @ 0xd9a │ │ │ │ svceq 0x0000f1b8 │ │ │ │ bicshi pc, r7, r0 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strdcs lr, [r4], #-107 @ 0xffffff95 @ │ │ │ │ - @ instruction: 0xf86ef0f8 │ │ │ │ + @ instruction: 0xf816f0f8 │ │ │ │ ldceq 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df80d1 │ │ │ │ ldrbtmi r2, [sl], #-1036 @ 0xfffffbf4 │ │ │ │ strcc pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r2, [fp], #-356 @ 0xfffffe9c │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7732201 │ │ │ │ - @ instruction: 0xf854e832 │ │ │ │ + @ instruction: 0xf854e86a │ │ │ │ andcs r3, r0, #48, 24 @ 0x3000 │ │ │ │ rsbcs pc, r3, r3, lsl #17 │ │ │ │ ldrbmi lr, [sl], -pc, lsl #10 │ │ │ │ ldmvs r2, {r0, r1, r4, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ @ instruction: 0x9607469b │ │ │ │ - blt 86fe8c <__read_chk@plt+0x80aab8> │ │ │ │ + blt 86fe1c <__read_chk@plt+0x80aa48> │ │ │ │ mvncs pc, r0, asr #4 │ │ │ │ @ instruction: 0xf47f458b │ │ │ │ - bcs 11d894 <__read_chk@plt+0xb84c0> │ │ │ │ + bcs 11d824 <__read_chk@plt+0xb8450> │ │ │ │ cmnphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ ldmpl fp!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ - blcs 10bf14 <__read_chk@plt+0xa6b40> │ │ │ │ + blcs 10bea4 <__read_chk@plt+0xa6ad0> │ │ │ │ rschi pc, r1, r0 │ │ │ │ - blcs 10c5fc <__read_chk@plt+0xa7228> │ │ │ │ + blcs 10c58c <__read_chk@plt+0xa71b8> │ │ │ │ orrhi pc, lr, r0 │ │ │ │ ldrbtmi r4, [fp], #-3053 @ 0xfffff413 │ │ │ │ stmiami sp!, {r0, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf08d4478 │ │ │ │ @ instruction: 0xf7fffdf5 │ │ │ │ - blmi ffbe0650 <__read_chk@plt+0xffb7b27c> │ │ │ │ + blmi ffbe05e0 <__read_chk@plt+0xffb7b20c> │ │ │ │ stmiami fp!, {r3, r4, r5, r6, r9, sp}^ │ │ │ │ ldrbtmi r2, [r8], #-377 @ 0xfffffe87 │ │ │ │ movwls r5, #35067 @ 0x88fb │ │ │ │ movwls r2, #769 @ 0x301 │ │ │ │ @ instruction: 0xf7ee9b08 │ │ │ │ ldmdacs r8!, {r0, r1, r7, fp, ip, sp, lr, pc}^ │ │ │ │ rscshi pc, r2, r0 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ stmdacs lr!, {r1, r3, r4, r6, r7, pc}^ │ │ │ │ ldclge 4, cr15, [r5], #-508 @ 0xfffffe04 │ │ │ │ andcs r4, r5, #3702784 @ 0x388000 │ │ │ │ strcs r2, [sl], -r0 │ │ │ │ @ instruction: 0xf7724479 │ │ │ │ - andcs lr, r5, #216, 26 @ 0x3600 │ │ │ │ + andcs lr, r5, #16, 28 @ 0x100 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0112004 │ │ │ │ strbt pc, [r8], #-3257 @ 0xfffff347 @ │ │ │ │ ldccc 8, cr15, [r0], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ @ instruction: 0xf7ffac64 │ │ │ │ - blmi ff7605fc <__read_chk@plt+0xff6fb228> │ │ │ │ + blmi ff76058c <__read_chk@plt+0xff6fb1b8> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ @ instruction: 0xf8d3bb92 │ │ │ │ @ instruction: 0xf0ec02ac │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9d073 │ │ │ │ @ instruction: 0xf1a83000 │ │ │ │ @ instruction: 0xf5030914 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vhsub.s8 d17, d17, d28 │ │ │ │ - bl fe8f2b48 <__read_chk@plt+0xfe88d774> │ │ │ │ + bl fe8f2ad8 <__read_chk@plt+0xfe88d704> │ │ │ │ strbmi r0, [r8], -r1, lsl #20 │ │ │ │ svcpl 0x0080f5ba │ │ │ │ @ instruction: 0xf44fbfa8 │ │ │ │ ldrbmi r5, [r0], #2688 @ 0xa80 │ │ │ │ @ instruction: 0xf7724652 │ │ │ │ - @ instruction: 0x4648eb7c │ │ │ │ + @ instruction: 0x4648ebb4 │ │ │ │ ldclt 8, cr15, [r4], {8} │ │ │ │ - svc 0x00acf772 │ │ │ │ + svc 0x00e4f772 │ │ │ │ strb r4, [r9, #-1542]! @ 0xfffff9fa │ │ │ │ stclne 14, cr4, [r1], {198} @ 0xc6 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ @ instruction: 0x4633447e │ │ │ │ stc2l 0, cr15, [r2], #864 @ 0x360 │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0x4638681f │ │ │ │ - svc 0x009cf772 │ │ │ │ + svc 0x00d4f772 │ │ │ │ stmdacc r3, {r6, r7, r8, r9, fp, lr} │ │ │ │ ldmdahi fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf854523b │ │ │ │ ldmdavs ip, {r4, r5, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf7724620 │ │ │ │ - shadd8mi lr, r3, r2 │ │ │ │ + ldrtmi lr, [r3], -sl, asr #31 │ │ │ │ andcs r1, r0, #49408 @ 0xc100 │ │ │ │ @ instruction: 0xf0d84620 │ │ │ │ str pc, [r3, #-3275]! @ 0xfffff335 │ │ │ │ @ instruction: 0xf10069c2 │ │ │ │ str r0, [r5, #-1820] @ 0xfffff8e4 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strcs r8, [r0], #-208 @ 0xffffff30 │ │ │ │ stmiblt r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8444bb3 │ │ │ │ ldmpl fp!, {r4, r5, sl, fp, ip}^ │ │ │ │ stmvs r3, {r3, r4, fp, sp, lr} │ │ │ │ movwcs fp, #2315 @ 0x90b │ │ │ │ movwcs r6, #131 @ 0x83 │ │ │ │ andsvs r9, r3, r7, lsl #20 │ │ │ │ - bllt fe9effd4 <__read_chk@plt+0xfe98ac00> │ │ │ │ + bllt fe9eff64 <__read_chk@plt+0xfe98ab90> │ │ │ │ svceq 0x0000f1be │ │ │ │ @ instruction: 0xf8ded0f5 │ │ │ │ addvs r3, r3, r4, lsr r0 │ │ │ │ - bllt fe2affe4 <__read_chk@plt+0xfe24ac10> │ │ │ │ + bllt fe2aff74 <__read_chk@plt+0xfe24aba0> │ │ │ │ @ instruction: 0x960746d0 │ │ │ │ - bllt 6effec <__read_chk@plt+0x68ac18> │ │ │ │ + bllt 6eff7c <__read_chk@plt+0x68aba8> │ │ │ │ ldmdaeq r4, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blt fe76fff4 <__read_chk@plt+0xfe70ac20> │ │ │ │ + blt fe76ff84 <__read_chk@plt+0xfe70abb0> │ │ │ │ ldrbtmi r4, [sl], #-2725 @ 0xfffff55b │ │ │ │ - blmi fea6bcb8 <__read_chk@plt+0xfea068e4> │ │ │ │ + blmi fea6bc48 <__read_chk@plt+0xfea06874> │ │ │ │ @ instruction: 0xf7ff447b │ │ │ │ - blls 2e0c88 <__read_chk@plt+0x27b8b4> │ │ │ │ - blvs ff7cc078 <__read_chk@plt+0xff766ca4> │ │ │ │ + blls 2e0c18 <__read_chk@plt+0x27b844> │ │ │ │ + blvs ff7cc008 <__read_chk@plt+0xff766c34> │ │ │ │ @ instruction: 0xf854601a │ │ │ │ @ instruction: 0xf7ff3c34 │ │ │ │ @ instruction: 0xf50dbb3b │ │ │ │ strmi r5, [r6], -r3, lsl #19 │ │ │ │ stmdbeq ip, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - blmi fe86b454 <__read_chk@plt+0xfe806080> │ │ │ │ + blmi fe86b3e4 <__read_chk@plt+0xfe806010> │ │ │ │ strt r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ stmdbcs r0, {r0, r1, r2, r9, sl, ip, pc} │ │ │ │ - bge ff0af12c <__read_chk@plt+0xff049d58> │ │ │ │ + bge ff0af0bc <__read_chk@plt+0xff049ce8> │ │ │ │ @ instruction: 0xf84468ba │ │ │ │ - bcs fd0f8 <__read_chk@plt+0x97d24> │ │ │ │ + bcs fd088 <__read_chk@plt+0x97cb4> │ │ │ │ addmi fp, sl, #24, 30 @ 0x60 │ │ │ │ - bge feeef13c <__read_chk@plt+0xfee89d68> │ │ │ │ + bge feeef0cc <__read_chk@plt+0xfee89cf8> │ │ │ │ movwcs r9, #3591 @ 0xe07 │ │ │ │ movwcc r6, #6994 @ 0x1b52 │ │ │ │ svclt 0x00182a00 │ │ │ │ @ instruction: 0xd1f94291 │ │ │ │ @ instruction: 0xf8449607 │ │ │ │ @ instruction: 0xf7ff2c30 │ │ │ │ ldmibvs fp, {r0, r1, r3, r5, r7, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blmi fe49d7d8 <__read_chk@plt+0xfe438404> │ │ │ │ + blmi fe49d768 <__read_chk@plt+0xfe438394> │ │ │ │ ldrb r4, [r9, #1147] @ 0x47b │ │ │ │ ldrbtmi r4, [fp], #-2957 @ 0xfffff473 │ │ │ │ ldmdbvs r3, {r1, r2, r4, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fe3d22ac <__read_chk@plt+0xfe36ced8> │ │ │ │ + blmi fe3d223c <__read_chk@plt+0xfe36ce68> │ │ │ │ str r4, [r0, #1147]! @ 0x47b │ │ │ │ @ instruction: 0xf1114658 │ │ │ │ - strmi pc, [r0], r1, lsr #18 │ │ │ │ + strmi pc, [r0], r9, asr #17 │ │ │ │ @ instruction: 0xf854e52a │ │ │ │ @ instruction: 0x46453c30 │ │ │ │ - blcs 1178ac <__read_chk@plt+0xb24d8> │ │ │ │ + blcs 11783c <__read_chk@plt+0xb2468> │ │ │ │ ldmibge r3!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8446b9b │ │ │ │ @ instruction: 0xf7ff3c30 │ │ │ │ stmdals r7, {r1, r2, r3, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ stc2l 7, cr15, [r4, #1016] @ 0x3f8 │ │ │ │ ldceq 8, cr15, [r8], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ smlatbcs r0, r6, fp, sl │ │ │ │ - blx e300ae <__read_chk@plt+0xdcacda> │ │ │ │ + blx e3003e <__read_chk@plt+0xdcac6a> │ │ │ │ @ instruction: 0xf1a44606 │ │ │ │ @ instruction: 0xf08c0038 │ │ │ │ cdpcs 8, 0, cr15, cr0, cr3, {0} │ │ │ │ - blge fe46f2c0 <__read_chk@plt+0xfe409eec> │ │ │ │ + blge fe46f250 <__read_chk@plt+0xfe409e7c> │ │ │ │ stmialt r1!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #1949696 @ 0x1dc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [ip], #456 @ 0x1c8 │ │ │ │ + stc 7, cr15, [r4, #-456]! @ 0xfffffe38 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ - blx ff4ae126 <__read_chk@plt+0xff448d52> │ │ │ │ + blx ff4ae0b6 <__read_chk@plt+0xff448ce2> │ │ │ │ ldmlt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0f72008 │ │ │ │ - @ instruction: 0xf854ff1f │ │ │ │ + @ instruction: 0xf854fec7 │ │ │ │ @ instruction: 0xf8443c44 │ │ │ │ andvs r0, r3, r0, lsr ip │ │ │ │ @ instruction: 0xf8442300 │ │ │ │ subvs r3, r3, r4, asr #24 │ │ │ │ stmdbcs r0, {r0, fp, sp, lr} │ │ │ │ strmi sp, [r2], -r9, rrx │ │ │ │ stmdbls r7, {r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf79d4628 │ │ │ │ @ instruction: 0xf854fb79 │ │ │ │ - blcs 1011d4 <__read_chk@plt+0x9be00> │ │ │ │ + blcs 101164 <__read_chk@plt+0x9bd90> │ │ │ │ mcrls 1, 0, sp, cr7, cr15, {2} │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, fp, sp, lr}^ │ │ │ │ ldcne 1, cr11, [r8, #-108]! @ 0xffffff94 │ │ │ │ - stc2 0, cr15, [sl, #988] @ 0x3dc │ │ │ │ + ldc2 0, cr15, [r2, #-988]! @ 0xfffffc24 │ │ │ │ @ instruction: 0x46396837 │ │ │ │ @ instruction: 0xf79a4628 │ │ │ │ @ instruction: 0xf854fc3d │ │ │ │ rsbsvs r3, r8, r4, asr #24 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrb sl, [r9], #-2207 @ 0xfffff761 │ │ │ │ @ instruction: 0xf7ff4688 │ │ │ │ - blvs ff3a0738 <__read_chk@plt+0xff33b364> │ │ │ │ + blvs ff3a06c8 <__read_chk@plt+0xff33b2f4> │ │ │ │ @ instruction: 0xf8446013 │ │ │ │ @ instruction: 0xf7ff1c30 │ │ │ │ ldmibvs sl, {r3, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ ldreq pc, [ip, -r3, lsl #2] │ │ │ │ - blmi 166b494 <__read_chk@plt+0x16060c0> │ │ │ │ + blmi 166b424 <__read_chk@plt+0x1606050> │ │ │ │ @ instruction: 0xf7ff58fc │ │ │ │ ldmibvs r1, {r3, r4, r5, r6, r7, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ - blmi 159d938 <__read_chk@plt+0x1538564> │ │ │ │ + blmi 159d8c8 <__read_chk@plt+0x15384f4> │ │ │ │ str r4, [r8, #-1147]! @ 0xfffffb85 │ │ │ │ @ instruction: 0xf10369da │ │ │ │ @ instruction: 0xf7ff071c │ │ │ │ - blmi 14e02f4 <__read_chk@plt+0x147af20> │ │ │ │ + blmi 14e0284 <__read_chk@plt+0x147aeb0> │ │ │ │ str r4, [r0, #-1147]! @ 0xfffffb85 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0xf844aa15 │ │ │ │ @ instruction: 0xf7ff3c30 │ │ │ │ - blmi 13e09d4 <__read_chk@plt+0x137b600> │ │ │ │ + blmi 13e0964 <__read_chk@plt+0x137b590> │ │ │ │ ldr r4, [r6, #-1147] @ 0xfffffb85 │ │ │ │ ldrbtmi r4, [fp], #-2890 @ 0xfffff4b6 │ │ │ │ stmdami sl, {r0, r1, r4, r8, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf08d4478 │ │ │ │ @ instruction: 0xf89afc87 │ │ │ │ @ instruction: 0x464830f4 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, sl, lsl #17 │ │ │ │ stc2l 0, cr15, [r0], {216} @ 0xd8 │ │ │ │ @ instruction: 0xf7724648 │ │ │ │ - bls 32dbc8 <__read_chk@plt+0x2c87f4> │ │ │ │ + bls 32dc38 <__read_chk@plt+0x2c8864> │ │ │ │ strbmi r1, [r8], -r3, asr #28 │ │ │ │ @ instruction: 0x4613441a │ │ │ │ stccs 8, cr15, [r8], {18} │ │ │ │ eorsle r2, r5, sl, lsr sl │ │ │ │ ldc2 0, cr15, [r0], {216} @ 0xd8 │ │ │ │ ldmdalt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ @ instruction: 0xf1a4e4f3 │ │ │ │ @ instruction: 0xf0f70030 │ │ │ │ - ldr pc, [sl, sp, lsr #26] │ │ │ │ + @ instruction: 0xe79afcd5 │ │ │ │ @ instruction: 0xf10169cb │ │ │ │ @ instruction: 0xe60f041c │ │ │ │ ldrbtmi r4, [r8], #-2103 @ 0xfffff7c9 │ │ │ │ - blmi eeb9c0 <__read_chk@plt+0xe865ec> │ │ │ │ + blmi eeb950 <__read_chk@plt+0xe8657c> │ │ │ │ andhi pc, r3, r7, asr r8 @ │ │ │ │ tstcs r1, r3, lsr #10 │ │ │ │ - bllt fe6b01f8 <__read_chk@plt+0xfe64ae24> │ │ │ │ + bllt fe6b0188 <__read_chk@plt+0xfe64adb4> │ │ │ │ @ instruction: 0xf1114648 │ │ │ │ - blls 2f0388 <__read_chk@plt+0x28afb4> │ │ │ │ + blls 2f01b8 <__read_chk@plt+0x28ade4> │ │ │ │ eorvs r6, r0, fp, lsl r8 │ │ │ │ @ instruction: 0xe60a6919 │ │ │ │ ldrsbtcc pc, [r4], -lr @ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ - bls 2ddd8c <__read_chk@plt+0x2789b8> │ │ │ │ + bls 2ddd1c <__read_chk@plt+0x278948> │ │ │ │ andsvs r6, r3, r3, lsl #1 │ │ │ │ - blt 20f021c <__read_chk@plt+0x208ae48> │ │ │ │ + blt 20f01ac <__read_chk@plt+0x208add8> │ │ │ │ ldccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xff10f0ee │ │ │ │ stmdaeq r1, {r8, ip, sp, lr, pc} │ │ │ │ ldmdblt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stccs 8, cr15, [r8], {3} │ │ │ │ mrrc2 0, 13, pc, r6, cr8 @ │ │ │ │ stmdalt r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bl fefb0010 <__read_chk@plt+0xfef4ac3c> │ │ │ │ + bl ffdaffa0 <__read_chk@plt+0xffd4abcc> │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ - ldrsheq ip, [ip], -r8 │ │ │ │ - eoreq r4, r5, sl, lsl #18 │ │ │ │ + andseq ip, ip, ip │ │ │ │ + eoreq r4, r5, lr, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - mlaeq sl, lr, sl, lr │ │ │ │ - andseq r0, r7, r2, ror #26 │ │ │ │ - eoreq r4, r5, sl, lsr #16 │ │ │ │ - andseq r7, r6, r8, asr r7 │ │ │ │ + strhteq lr, [sl], -r2 │ │ │ │ + andseq r0, r7, r6, ror ip │ │ │ │ + eoreq r4, r5, lr, lsr r7 │ │ │ │ + andseq r7, r6, ip, ror #12 │ │ │ │ andeq r1, r0, r4, lsl r1 │ │ │ │ - andseq r0, r6, r6, ror #16 │ │ │ │ - andseq r0, r7, ip, lsr #25 │ │ │ │ - andseq fp, ip, r0, lsr #31 │ │ │ │ - andseq pc, r6, ip, lsr #23 │ │ │ │ - eoreq r3, r2, r8, lsl r1 │ │ │ │ + andseq r0, r6, sl, ror r7 │ │ │ │ + andseq r0, r7, r0, asr #23 │ │ │ │ + @ instruction: 0x001cbeb4 │ │ │ │ + andseq pc, r6, r0, asr #21 │ │ │ │ + eoreq r3, r2, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - mulseq r8, r2, r8 │ │ │ │ - @ instruction: 0x001cbebc │ │ │ │ - @ instruction: 0x00188af8 │ │ │ │ - ldrdeq r9, [fp], -ip @ │ │ │ │ - ldrdeq r9, [fp], -r6 @ │ │ │ │ - eoreq r4, r5, r8, ror #12 │ │ │ │ - @ instruction: 0x001606de │ │ │ │ + andseq r2, r8, r6, lsr #15 │ │ │ │ + @ instruction: 0x001cbdd0 │ │ │ │ + andseq r8, r8, ip, lsl #20 │ │ │ │ + eoreq r9, fp, r0, ror #15 │ │ │ │ + ldrdeq r9, [fp], -sl @ │ │ │ │ + eoreq r4, r5, ip, ror r5 │ │ │ │ + @ instruction: 0x001605f2 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ - andseq r0, r7, r4, lsr sl │ │ │ │ - andseq r0, r7, r4, lsr #20 │ │ │ │ - andseq r0, r7, r0, lsl sl │ │ │ │ - andseq r0, r7, sl, lsl #20 │ │ │ │ - andseq r7, r6, r4, ror #8 │ │ │ │ - andseq r0, r7, sl, asr #19 │ │ │ │ - mulseq r6, lr, r0 │ │ │ │ + andseq r0, r7, r8, asr #18 │ │ │ │ + andseq r0, r7, r8, lsr r9 │ │ │ │ + andseq r0, r7, r4, lsr #18 │ │ │ │ + andseq r0, r7, lr, lsl r9 │ │ │ │ + andseq r7, r6, r8, ror r3 │ │ │ │ + @ instruction: 0x001708de │ │ │ │ + @ instruction: 0x00167fb2 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ vqrshl.s8 d27, d0, d0 │ │ │ │ adcmi r2, r1, #-637534208 @ 0xda000000 │ │ │ │ pop {r0, r1, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fe4010 │ │ │ │ pop {r0, r3, r5, r6, r7, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x46194010 │ │ │ │ @@ -144326,15 +144298,15 @@ │ │ │ │ andle r4, r3, r1, ror #10 │ │ │ │ stccc 2, cr15, [pc], {64} @ 0x40 │ │ │ │ tstle r1, r1, ror #10 │ │ │ │ mrclt 7, 6, APSR_nzcv, cr8, cr14, {7} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec49514 <__read_chk@plt+0xfebe4140> │ │ │ │ + bl fec494a4 <__read_chk@plt+0xfebe40d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vrecps.f32 q8, q8, q12 │ │ │ │ adcmi r2, r1, #-822083584 @ 0xcf000000 │ │ │ │ vhadd.s8 d29, d0, d10 │ │ │ │ adcmi r2, r1, #-637534208 @ 0xda000000 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ strdle r3, [r7, -pc] │ │ │ │ @@ -144346,40 +144318,40 @@ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r6, r7, r4, lsl r8 │ │ │ │ ldrmi r4, [r5], -r8, ror #30 │ │ │ │ @ instruction: 0xf8d44606 │ │ │ │ - ldrbtmi r8, [pc], #-16 @ f2364 <__read_chk@plt+0x8cf90> │ │ │ │ + ldrbtmi r8, [pc], #-16 @ f22f4 <__read_chk@plt+0x8cf20> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - bmi 1a66490 <__read_chk@plt+0x1a010bc> │ │ │ │ + bmi 1a66420 <__read_chk@plt+0x1a0104c> │ │ │ │ ldmdavs r2, {r1, r3, r4, r5, r7, fp, ip, lr} │ │ │ │ vrhadd.s8 d27, d16, d10 │ │ │ │ addsmi r2, r1, #-268435444 @ 0xf000000c │ │ │ │ vhadd.s8 , q0, │ │ │ │ addsmi r2, r1, #-1610612723 @ 0xa000000d │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ ldrshle r3, [r7, -pc]! │ │ │ │ ldrtmi r4, [r0], -sl, lsr #12 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fe43f0 │ │ │ │ vceq.f32 d27, d16, d15 │ │ │ │ addsmi r2, r1, #-268435444 @ 0xf000000c │ │ │ │ stmdbvs r4!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldmdaeq r4, {r3, r8, ip, sp, lr, pc} │ │ │ │ - ble fbd3a8 <__read_chk@plt+0xf57fd4> │ │ │ │ + ble fbd338 <__read_chk@plt+0xf57f64> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x4640b113 │ │ │ │ - mcrr2 0, 15, pc, r2, cr7 @ │ │ │ │ + blx ffbae722 <__read_chk@plt+0xffb4934e> │ │ │ │ stmdbvs r2!, {r2, r3, r5, fp, sp, lr}^ │ │ │ │ - blle 1bcbbc <__read_chk@plt+0x1577e8> │ │ │ │ - bvs fe9ea56c <__read_chk@plt+0xfe985198> │ │ │ │ + blle 1bcb4c <__read_chk@plt+0x157778> │ │ │ │ + bvs fe9ea4fc <__read_chk@plt+0xfe985128> │ │ │ │ strle r0, [r3], #-1946 @ 0xfffff866 │ │ │ │ - blvs fea03c4c <__read_chk@plt+0xfe99e878> │ │ │ │ + blvs fea03bdc <__read_chk@plt+0xfe99e808> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ and r2, r3, r0, lsr #4 │ │ │ │ subsvc r6, sl, fp, asr #16 │ │ │ │ tstlt r1, r9, asr #22 │ │ │ │ ldreq r6, [fp, fp, lsl #21] │ │ │ │ stmdavs ip!, {r3, r4, r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf5066863 │ │ │ │ @@ -144389,199 +144361,199 @@ │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ vcge.s8 q12, q8, q8 │ │ │ │ addsmi r2, r1, #-268435444 @ 0xf000000c │ │ │ │ @ instruction: 0xf8d4d1b9 │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ - ble 1476010 <__read_chk@plt+0x1410c3c> │ │ │ │ + ble 1475fa0 <__read_chk@plt+0x1410bcc> │ │ │ │ rscle r2, r5, r0, lsl #24 │ │ │ │ stmdbvs r4!, {r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldmdaeq ip, {r3, r8, ip, sp, lr, pc} │ │ │ │ - blle ff1bd420 <__read_chk@plt+0xff15804c> │ │ │ │ + blle ff1bd3b0 <__read_chk@plt+0xff157fdc> │ │ │ │ svclt 0x00cc2c09 │ │ │ │ andeq pc, r9, pc, rrx │ │ │ │ strtmi r2, [r0], #-0 │ │ │ │ ldc2l 0, cr15, [sl, #824]! @ 0x338 │ │ │ │ ldcle 12, cr2, [r6, #-36] @ 0xffffffdc │ │ │ │ andcs r4, r1, #52224 @ 0xcc00 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - blmi d88830 <__read_chk@plt+0xd2345c> │ │ │ │ + blmi d887c0 <__read_chk@plt+0xd233ec> │ │ │ │ strtmi r9, [r0], -r1 │ │ │ │ @ instruction: 0xf504447b │ │ │ │ movwls r4, #9344 @ 0x2480 │ │ │ │ ldrbtmi r4, [fp], #-2863 @ 0xfffff4d1 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf77233ff │ │ │ │ - movwcs lr, #3390 @ 0xd3e │ │ │ │ + movwcs lr, #3446 @ 0xd76 │ │ │ │ svccc 0x00fff884 │ │ │ │ - blmi b2c2ec <__read_chk@plt+0xac6f18> │ │ │ │ + blmi b2c27c <__read_chk@plt+0xac6ea8> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ ldmpl ip!, {r5, r7, r8, lr}^ │ │ │ │ andls r4, r1, r8, lsr #22 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ strmi pc, [r0], #1284 @ 0x504 │ │ │ │ - blmi a97084 <__read_chk@plt+0xa31cb0> │ │ │ │ + blmi a97014 <__read_chk@plt+0xa31c40> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stc 7, cr15, [r6, #-456]! @ 0xfffffe38 │ │ │ │ + ldcl 7, cr15, [lr, #-456] @ 0xfffffe38 │ │ │ │ @ instruction: 0xf8842300 │ │ │ │ @ instruction: 0xf1b83fff │ │ │ │ orrle r0, r9, r0, lsl #30 │ │ │ │ - blmi 7ea548 <__read_chk@plt+0x785174> │ │ │ │ + blmi 7ea4d8 <__read_chk@plt+0x785104> │ │ │ │ movwls r5, #22779 @ 0x58fb │ │ │ │ @ instruction: 0xf1104618 │ │ │ │ - stmdavs ip!, {r0, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs ip!, {r0, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ addsle r2, r9, r0, lsl #24 │ │ │ │ @ instruction: 0xf1b9e78a │ │ │ │ svclt 0x00cc0f09 │ │ │ │ andeq pc, r9, pc, rrx │ │ │ │ strbmi r2, [r8], #-0 │ │ │ │ ldc2 0, cr15, [r2, #824]! @ 0x338 │ │ │ │ svceq 0x0009f1b9 │ │ │ │ - blmi 4e9bfc <__read_chk@plt+0x484828> │ │ │ │ + blmi 4e9b8c <__read_chk@plt+0x4847b8> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ ldrbtmi r4, [sl], #-2578 @ 0xfffff5ee │ │ │ │ strdls r5, [r1], -ip │ │ │ │ @ instruction: 0x46204b11 │ │ │ │ strmi pc, [r0], #1284 @ 0x504 │ │ │ │ ldrbtmi r9, [fp], #-514 @ 0xfffffdfe │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldcl 7, cr15, [r4], #456 @ 0x1c8 │ │ │ │ + stc 7, cr15, [ip, #-456]! @ 0xfffffe38 │ │ │ │ svchi 0x00fff884 │ │ │ │ stccs 8, cr6, [r0], {44} @ 0x2c │ │ │ │ svcge 0x0074f43f │ │ │ │ svclt 0x0000e764 │ │ │ │ - eorseq ip, r2, r2, lsr #10 │ │ │ │ + mlaseq r2, r2, r5, ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r1, r6, r0, lsr #6 │ │ │ │ - andseq r9, r5, r6, lsl #15 │ │ │ │ - eoreq r9, fp, lr, asr #9 │ │ │ │ - andseq r9, r5, r8, asr r7 │ │ │ │ - mulseq r6, r6, r2 │ │ │ │ - @ instruction: 0x001596f6 │ │ │ │ + andseq r1, r6, r4, lsr r2 │ │ │ │ + andseq r9, r5, lr, asr #13 │ │ │ │ + ldrdeq r9, [fp], -r2 @ │ │ │ │ + andseq r9, r5, r0, lsr #13 │ │ │ │ + andseq r1, r6, sl, lsr #3 │ │ │ │ + andseq r9, r5, lr, lsr r6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec49728 <__read_chk@plt+0xfebe4354> │ │ │ │ + bl fec496b8 <__read_chk@plt+0xfebe42e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf2a10ff0 │ │ │ │ @ instruction: 0xf03c2ce7 │ │ │ │ andle r0, r3, r2, lsl #10 │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ ldclt 7, cr15, [sl, #1016]! @ 0x3f8 │ │ │ │ @ instruction: 0xf00e4604 │ │ │ │ strmi pc, [r5], -sp, ror #22 │ │ │ │ - blmi 21ea0c <__read_chk@plt+0x1b9638> │ │ │ │ + blmi 21e99c <__read_chk@plt+0x1b95c8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x4620b113 │ │ │ │ @ instruction: 0xf866f7f3 │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ - mlaseq r8, ip, r5, fp │ │ │ │ + eorseq fp, r8, ip, lsl #12 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec49768 <__read_chk@plt+0xfebe4394> │ │ │ │ + bl fec496f8 <__read_chk@plt+0xfebe4324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 2, cr0, cr14, cr8, {7} │ │ │ │ ldrbcs pc, [sl], #576 @ 0x240 @ │ │ │ │ adcmi fp, r1, #130 @ 0x82 │ │ │ │ eorsle r4, r9, lr, ror r4 │ │ │ │ @ instruction: 0xf7a04615 │ │ │ │ @ instruction: 0x4604fedb │ │ │ │ andle r2, r2, r1, lsl #16 │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ stmdavs sl!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ - blcs 10c9e0 <__read_chk@plt+0xa760c> │ │ │ │ + blcs 10c970 <__read_chk@plt+0xa759c> │ │ │ │ stmdbmi r5!, {r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ stmdavs r9, {r0, r4, r5, r6, fp, ip, lr} │ │ │ │ ldmdbvs lr, {r0, r3, r5, r6, r8, r9, fp, ip, sp, pc}^ │ │ │ │ rscsle r2, r1, r0, lsl #28 │ │ │ │ @ instruction: 0xf8566953 │ │ │ │ stmdacs r0, {r0, r1, r5} │ │ │ │ stmdbmi r0!, {r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ cdp2 0, 5, cr15, cr4, cr11, {7} │ │ │ │ strmi r6, [r3], -sl, lsr #16 │ │ │ │ @ instruction: 0xf8566952 │ │ │ │ stmiblt r3!, {r1, r5}^ │ │ │ │ - blcs 1109d4 <__read_chk@plt+0xab600> │ │ │ │ - blcs fa222c <__read_chk@plt+0xf3ce58> │ │ │ │ + blcs 110964 <__read_chk@plt+0xab590> │ │ │ │ + blcs fa21bc <__read_chk@plt+0xf3cde8> │ │ │ │ ldmdbmi r9, {r0, r1, r2, r4, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ cdp2 0, 4, cr15, cr4, cr11, {7} │ │ │ │ ldmdami r7, {r4, r8, r9, fp, ip, sp, pc} │ │ │ │ - blmi 6c37c0 <__read_chk@plt+0x65e3ec> │ │ │ │ + blmi 6c3750 <__read_chk@plt+0x65e37c> │ │ │ │ andls r2, r0, r5, lsl #2 │ │ │ │ ldrbtmi r2, [fp], #-519 @ 0xfffffdf9 │ │ │ │ @ instruction: 0xf0cf4608 │ │ │ │ @ instruction: 0xe7cbfe55 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fe4070 │ │ │ │ ldmibvs lr, {r0, r2, r3, r4, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldmdbmi r0, {r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ cdp2 0, 2, cr15, cr12, cr11, {7} │ │ │ │ @ instruction: 0xd1bd2800 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ eoreq pc, r3, r6, asr r8 @ │ │ │ │ - blcs 110e24 <__read_chk@plt+0xaba50> │ │ │ │ - blcs fa227c <__read_chk@plt+0xf3cea8> │ │ │ │ + blcs 110db4 <__read_chk@plt+0xab9e0> │ │ │ │ + blcs fa220c <__read_chk@plt+0xf3ce38> │ │ │ │ @ instruction: 0xe7d6d1b4 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ svclt 0x0000e7db │ │ │ │ - eorseq ip, r2, ip, lsl #6 │ │ │ │ + eorseq ip, r2, ip, ror r3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r9, ip, lr, ror #23 │ │ │ │ - andseq r9, ip, lr, asr #23 │ │ │ │ - andseq r9, r6, r0, asr #3 │ │ │ │ - andseq r0, r7, sl, asr r6 │ │ │ │ - ldrsheq r0, [r7], -lr │ │ │ │ - andseq pc, r6, lr, ror #15 │ │ │ │ + andseq r9, ip, r2, lsl #22 │ │ │ │ + andseq r9, ip, r2, ror #21 │ │ │ │ + ldrsbeq r9, [r6], -r4 │ │ │ │ + andseq r0, r7, lr, ror #10 │ │ │ │ + andseq r0, r7, r2, lsl r0 │ │ │ │ + andseq pc, r6, r2, lsl #14 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addlt r4, r2, r6, asr sp │ │ │ │ ldrbtmi r4, [sp], #-3158 @ 0xfffff3aa │ │ │ │ ldrbtmi r4, [lr], #-3670 @ 0xfffff1aa │ │ │ │ ldrmi r5, [r5], -ip, lsr #18 │ │ │ │ adcscs pc, lr, #64, 4 │ │ │ │ stmdavs r4!, {r0, r4, r7, r9, lr} │ │ │ │ @ instruction: 0xf04f9401 │ │ │ │ strmi r0, [r4], -r0, lsl #8 │ │ │ │ vaddl.s32 , d1, d26 │ │ │ │ - bcs 77b1bc <__read_chk@plt+0x715de8> │ │ │ │ - bcs 7a86c8 <__read_chk@plt+0x7432f4> │ │ │ │ + bcs 77b14c <__read_chk@plt+0x715d78> │ │ │ │ + bcs 7a8658 <__read_chk@plt+0x743284> │ │ │ │ ldm pc, {r0, r1, r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ cdpeq 0, 4, cr15, cr3, cr2, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ vmlaeq.f64 d3, d14, d14 │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 0, cr0, cr14, cr14, {0} │ │ │ │ cdpeq 14, 2, cr0, cr3, cr14, {0} │ │ │ │ strtmi r0, [sl], -r3, lsr #32 │ │ │ │ @ instruction: 0xf7a04620 │ │ │ │ strmi pc, [r5], -r5, asr #28 │ │ │ │ strcs fp, [r0, #-2541] @ 0xfffff613 │ │ │ │ - blmi 1104fc0 <__read_chk@plt+0x109fbec> │ │ │ │ + blmi 1104f50 <__read_chk@plt+0x109fb7c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 14c728 <__read_chk@plt+0xe7354> │ │ │ │ + blls 14c6b8 <__read_chk@plt+0xe72e4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r2, r0, lsl #6 │ │ │ │ andlt r4, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ cdp2 7, 3, cr15, cr0, cr0, {5} │ │ │ │ movtpl pc, #1284 @ 0x504 @ │ │ │ │ @ instruction: 0xf8934605 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ stccs 0, cr2, [r0, #-976] @ 0xfffffc30 │ │ │ │ - blmi e66a74 <__read_chk@plt+0xe016a0> │ │ │ │ + blmi e66a04 <__read_chk@plt+0xe01630> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ sbcsle r2, sp, r0, lsl #22 │ │ │ │ @ instruction: 0xf7f24620 │ │ │ │ bfi pc, r3, (invalid: 31:25) @ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ bicscs pc, sl, r0, asr #4 │ │ │ │ ldc2l 7, cr15, [r4], {254} @ 0xfe │ │ │ │ @@ -144589,29 +144561,29 @@ │ │ │ │ andcs r4, r0, #46080 @ 0xb400 │ │ │ │ strbtmi r6, [r9], -r7, lsr #17 │ │ │ │ strtmi r6, [r0], -r2, lsr #1 │ │ │ │ @ instruction: 0xf8d46022 │ │ │ │ @ instruction: 0xf856a004 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf7f39000 │ │ │ │ - bllt 19319e4 <__read_chk@plt+0x18cc610> │ │ │ │ + bllt 1931974 <__read_chk@plt+0x18cc5a0> │ │ │ │ ldmdbvs r8!, {r0, r1, r2, r3, r5, fp, sp, lr} │ │ │ │ - blmi a5ed78 <__read_chk@plt+0x9f99a4> │ │ │ │ + blmi a5ed08 <__read_chk@plt+0x9f9934> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ stmdbvs r3, {r0, r1, r3, r4, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ ldreq pc, [r4], -r0, lsl #2 │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - blx 1eaeb28 <__read_chk@plt+0x1e49754> │ │ │ │ + blx 8aeab8 <__read_chk@plt+0x8496e4> │ │ │ │ tstlt r8, r0, lsl #16 │ │ │ │ smlabblt r8, r0, sl, r6 │ │ │ │ - ldc2 1, cr15, [r6, #64]! @ 0x40 │ │ │ │ + ldc2l 1, cr15, [lr, #-64] @ 0xffffffc0 │ │ │ │ eorsvs r6, r0, pc, lsr #16 │ │ │ │ tstlt fp, fp, ror r8 │ │ │ │ @ instruction: 0xf0f71d38 │ │ │ │ - stmdavs pc!, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} @ │ │ │ │ + stmdavs pc!, {r0, r4, r9, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xf91cf79a │ │ │ │ movtpl pc, #1284 @ 0x504 @ │ │ │ │ strcs r6, [r1, #-120] @ 0xffffff88 │ │ │ │ andls pc, r0, r8, asr #17 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ @@ -144622,20 +144594,20 @@ │ │ │ │ andls pc, r0, r8, asr #17 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ stmibvs r3, {r0, r2, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldreq pc, [ip], -r0, lsl #2 │ │ │ │ @ instruction: 0xf772e7ca │ │ │ │ - svclt 0x0000e906 │ │ │ │ - eorseq ip, r2, r6, lsr #4 │ │ │ │ + svclt 0x0000e93e │ │ │ │ + mlaseq r2, r6, r2, ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r2, r2, lsr #4 │ │ │ │ - eorseq ip, r2, ip, asr #3 │ │ │ │ - ldrshteq fp, [r8], -r8 │ │ │ │ + mlaseq r2, r2, r2, ip │ │ │ │ + eorseq ip, r2, ip, lsr r2 │ │ │ │ + eorseq fp, r8, r8, ror #8 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, lr, ror sp │ │ │ │ @@ -144649,34 +144621,34 @@ │ │ │ │ eorsle r0, fp, r0, lsl #8 │ │ │ │ svcvc 0x0034f5b1 │ │ │ │ @ instruction: 0xf2a1db1a │ │ │ │ @ instruction: 0xf03222e7 │ │ │ │ andsle r0, r9, r2, lsl #4 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ mulsle r5, r1, r2 │ │ │ │ - bmi 1d049e8 <__read_chk@plt+0x1c9f614> │ │ │ │ + bmi 1d04978 <__read_chk@plt+0x1c9f5a4> │ │ │ │ stmpl r2, {r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 24c868 <__read_chk@plt+0x1e7494> │ │ │ │ + bls 24c7f8 <__read_chk@plt+0x1e7424> │ │ │ │ @ instruction: 0xf04f4050 │ │ │ │ @ instruction: 0xf0400200 │ │ │ │ @ instruction: 0x463a80d2 │ │ │ │ andlt r4, r7, r0, lsr r6 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ ldclt 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ adcscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xd1e94291 │ │ │ │ @ instruction: 0xf5064630 │ │ │ │ ldrtmi r5, [sl], -r0, asr #12 │ │ │ │ ldc2 7, cr15, [r0], #-1016 @ 0xfffffc08 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - blmi 18c51ec <__read_chk@plt+0x185fe18> │ │ │ │ + blmi 18c517c <__read_chk@plt+0x185fda8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 24c8d4 <__read_chk@plt+0x1e7500> │ │ │ │ + blls 24c864 <__read_chk@plt+0x1e7490> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strhlt r8, [r7], -r0 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs r4, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ ldrdge pc, [r8], -r0 │ │ │ │ addvs r6, r4, r4 │ │ │ │ @@ -144686,72 +144658,72 @@ │ │ │ │ @ instruction: 0xf7cdb000 │ │ │ │ @ instruction: 0x4605ff95 │ │ │ │ stmdacs r0, {r2, ip, pc} │ │ │ │ @ instruction: 0xf8d0d07c │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ rsbsle r0, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xf0aa4650 │ │ │ │ - blls 232178 <__read_chk@plt+0x1ccda4> │ │ │ │ + blls 232108 <__read_chk@plt+0x1ccd34> │ │ │ │ ldmdbne r8, {r0, r7, r9, sl, lr} │ │ │ │ - @ instruction: 0xf9bef0f7 │ │ │ │ + @ instruction: 0xf966f0f7 │ │ │ │ @ instruction: 0xf8459d04 │ │ │ │ strcc r9, [r4], #-4 │ │ │ │ andge pc, r4, r5, asr r8 @ │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldmdavs fp!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ - bcs 10cd40 <__read_chk@plt+0xa796c> │ │ │ │ + bcs 10ccd0 <__read_chk@plt+0xa78fc> │ │ │ │ stmdbmi r6, {r0, r2, r4, r5, ip, lr, pc}^ │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ stmdbcs r0, {r0, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d2d15f │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ eorle r0, sl, r0, lsl #30 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf04fb339 │ │ │ │ @ instruction: 0xf1ba0800 │ │ │ │ eorle r0, ip, r0, lsl #30 │ │ │ │ stmdblt r1!, {r2, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf854e045 │ │ │ │ stmdbcs r0, {r2, r8, r9, sl, fp, ip} │ │ │ │ ldrbmi sp, [r0], -r1, asr #32 │ │ │ │ - bl fe1306dc <__read_chk@plt+0xfe0cb308> │ │ │ │ + bl fef3066c <__read_chk@plt+0xfeecb298> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ eorcc pc, r8, r5, asr r8 @ │ │ │ │ addeq lr, r8, r5, lsl #22 │ │ │ │ @ instruction: 0x4601b17b │ │ │ │ @ instruction: 0xf8514602 │ │ │ │ @ instruction: 0xf8423f04 │ │ │ │ - blcs 101540 <__read_chk@plt+0x9c16c> │ │ │ │ + blcs 1014d0 <__read_chk@plt+0x9c0fc> │ │ │ │ @ instruction: 0xf8d0d1f9 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d5e7de │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ andle r0, r6, r0, lsl #30 │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf79c9300 │ │ │ │ stmdage r4, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf96cf0f7 │ │ │ │ + @ instruction: 0xf914f0f7 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, fp, sp, lr}^ │ │ │ │ stcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xf966f0f7 │ │ │ │ + @ instruction: 0xf90ef0f7 │ │ │ │ @ instruction: 0x4621683c │ │ │ │ @ instruction: 0xf79a4630 │ │ │ │ rsbvs pc, r0, r9, lsl r8 @ │ │ │ │ - blls 1ba980 <__read_chk@plt+0x1555ac> │ │ │ │ + blls 1ba910 <__read_chk@plt+0x15553c> │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf108e766 │ │ │ │ - bl 23499c <__read_chk@plt+0x1cf5c8> │ │ │ │ + bl 23492c <__read_chk@plt+0x1cf558> │ │ │ │ strb r0, [sl, r8, lsl #1] │ │ │ │ andls pc, r0, r6, asr #17 │ │ │ │ andge pc, r8, r6, asr #17 │ │ │ │ @ instruction: 0xf8d2e7e9 │ │ │ │ @ instruction: 0xe79e901c │ │ │ │ ldmdbvs r2, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ sbcsle r2, r2, r0, lsl #20 │ │ │ │ @@ -144759,21 +144731,21 @@ │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ @ instruction: 0xf8d2b929 │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ orrsle r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf8d2e7c7 │ │ │ │ @ instruction: 0xf1b9901c │ │ │ │ orrle r0, sp, r0, lsl #30 │ │ │ │ - @ instruction: 0xf771e7c1 │ │ │ │ - svclt 0x0000eff2 │ │ │ │ - mlaseq r2, ip, r0, ip │ │ │ │ + @ instruction: 0xf772e7c1 │ │ │ │ + svclt 0x0000e82a │ │ │ │ + eorseq ip, r2, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq ip, r2, r0, lsl #2 │ │ │ │ + ldrsbteq ip, [r2], -r4 │ │ │ │ mlaseq r2, r0, r0, ip │ │ │ │ - eorseq ip, r2, r4, rrx │ │ │ │ - eorseq ip, r2, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c0f8cc │ │ │ │ addlt r4, r7, lr, ror sp │ │ │ │ @@ -144787,34 +144759,34 @@ │ │ │ │ eorsle r0, fp, r0, lsl #8 │ │ │ │ svcvc 0x0034f5b1 │ │ │ │ @ instruction: 0xf2a1db1a │ │ │ │ @ instruction: 0xf03222e7 │ │ │ │ andsle r0, r9, r2, lsl #4 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ mulsle r5, r1, r2 │ │ │ │ - bmi 1d04c10 <__read_chk@plt+0x1c9f83c> │ │ │ │ + bmi 1d04ba0 <__read_chk@plt+0x1c9f7cc> │ │ │ │ stmpl r2, {r3, r4, r5, r6, sl, lr} │ │ │ │ - bls 24ca90 <__read_chk@plt+0x1e76bc> │ │ │ │ + bls 24ca20 <__read_chk@plt+0x1e764c> │ │ │ │ @ instruction: 0xf04f4050 │ │ │ │ @ instruction: 0xf0400200 │ │ │ │ @ instruction: 0x463a80d2 │ │ │ │ andlt r4, r7, r0, lsr r6 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - bllt ab0a60 <__read_chk@plt+0xa4b68c> │ │ │ │ + bllt ab09f0 <__read_chk@plt+0xa4b61c> │ │ │ │ adcscs pc, lr, #64, 4 │ │ │ │ @ instruction: 0xd1e94291 │ │ │ │ @ instruction: 0xf5064630 │ │ │ │ ldrtmi r5, [sl], -r0, asr #12 │ │ │ │ - blx 830a76 <__read_chk@plt+0x7cb6a2> │ │ │ │ + blx 830a06 <__read_chk@plt+0x7cb632> │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ - blmi 18c5414 <__read_chk@plt+0x1860040> │ │ │ │ + blmi 18c53a4 <__read_chk@plt+0x185ffd0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 24cafc <__read_chk@plt+0x1e7728> │ │ │ │ + blls 24ca8c <__read_chk@plt+0x1e76b8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strhlt r8, [r7], -r0 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs r4, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ ldrdge pc, [r8], -r0 │ │ │ │ addvs r6, r4, r4 │ │ │ │ @@ -144824,72 +144796,72 @@ │ │ │ │ @ instruction: 0xf7cdb000 │ │ │ │ strmi pc, [r5], -fp, asr #30 │ │ │ │ stmdacs r0, {r2, ip, pc} │ │ │ │ @ instruction: 0xf8d0d07c │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ rsbsle r0, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xf0aa4650 │ │ │ │ - blls 231f50 <__read_chk@plt+0x1ccb7c> │ │ │ │ + blls 231ee0 <__read_chk@plt+0x1ccb0c> │ │ │ │ ldmdbne r8, {r0, r7, r9, sl, lr} │ │ │ │ - @ instruction: 0xf8aaf0f7 │ │ │ │ + @ instruction: 0xf852f0f7 │ │ │ │ @ instruction: 0xf8459d04 │ │ │ │ strcc r9, [r4], #-4 │ │ │ │ andge pc, r4, r5, asr r8 @ │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldmdavs fp!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ - bcs 10cf68 <__read_chk@plt+0xa7b94> │ │ │ │ + bcs 10cef8 <__read_chk@plt+0xa7b24> │ │ │ │ stmdbmi r6, {r0, r2, r4, r5, ip, lr, pc}^ │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ stmdbcs r0, {r0, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d2d15f │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ eorle r0, sl, r0, lsl #30 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf04fb339 │ │ │ │ @ instruction: 0xf1ba0800 │ │ │ │ eorle r0, ip, r0, lsl #30 │ │ │ │ stmdblt r1!, {r2, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf854e045 │ │ │ │ stmdbcs r0, {r2, r8, r9, sl, fp, ip} │ │ │ │ ldrbmi sp, [r0], -r1, asr #32 │ │ │ │ - b 1c30904 <__read_chk@plt+0x1bcb530> │ │ │ │ + b fea30894 <__read_chk@plt+0xfe9cb4c0> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ eorcc pc, r8, r5, asr r8 @ │ │ │ │ addeq lr, r8, r5, lsl #22 │ │ │ │ @ instruction: 0x4601b17b │ │ │ │ @ instruction: 0xf8514602 │ │ │ │ @ instruction: 0xf8423f04 │ │ │ │ - blcs 101768 <__read_chk@plt+0x9c394> │ │ │ │ + blcs 1016f8 <__read_chk@plt+0x9c324> │ │ │ │ @ instruction: 0xf8d0d1f9 │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d5e7de │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ andle r0, r6, r0, lsl #30 │ │ │ │ strtmi r2, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0x46304639 │ │ │ │ @ instruction: 0xf79c9300 │ │ │ │ stmdage r4, {r0, r1, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf858f0f7 │ │ │ │ + @ instruction: 0xf800f0f7 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, fp, sp, lr}^ │ │ │ │ stcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xf852f0f7 │ │ │ │ + @ instruction: 0xfffaf0f6 │ │ │ │ @ instruction: 0x4621683c │ │ │ │ @ instruction: 0xf7994630 │ │ │ │ rsbvs pc, r0, r5, lsl #30 │ │ │ │ - blls 1baba8 <__read_chk@plt+0x1557d4> │ │ │ │ + blls 1bab38 <__read_chk@plt+0x155764> │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ andlt pc, r0, r3, asr #17 │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf108e766 │ │ │ │ - bl 234bc4 <__read_chk@plt+0x1cf7f0> │ │ │ │ + bl 234b54 <__read_chk@plt+0x1cf780> │ │ │ │ strb r0, [sl, r8, lsl #1] │ │ │ │ andls pc, r0, r6, asr #17 │ │ │ │ andge pc, r8, r6, asr #17 │ │ │ │ @ instruction: 0xf8d2e7e9 │ │ │ │ @ instruction: 0xe79e901c │ │ │ │ ldmdbvs r2, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ sbcsle r2, r2, r0, lsl #20 │ │ │ │ @@ -144898,20 +144870,20 @@ │ │ │ │ @ instruction: 0xf8d2b929 │ │ │ │ @ instruction: 0xf1b99014 │ │ │ │ orrsle r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf8d2e7c7 │ │ │ │ @ instruction: 0xf1b9901c │ │ │ │ orrle r0, sp, r0, lsl #30 │ │ │ │ @ instruction: 0xf771e7c1 │ │ │ │ - svclt 0x0000eede │ │ │ │ - eorseq fp, r2, r4, ror lr │ │ │ │ + svclt 0x0000ef16 │ │ │ │ + eorseq fp, r2, r4, ror #29 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ + ldrsbteq fp, [r2], -r8 │ │ │ │ + eorseq fp, r2, ip, lsr #29 │ │ │ │ eorseq fp, r2, r8, ror #28 │ │ │ │ - eorseq fp, r2, ip, lsr lr │ │ │ │ - ldrshteq fp, [r2], -r8 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, ip, asr #26 │ │ │ │ @@ -144921,99 +144893,99 @@ │ │ │ │ stmdavs r4!, {r1, r3, r6, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf04f9405 │ │ │ │ strmi r0, [r4], -r0, lsl #8 │ │ │ │ eorle r4, fp, sp, ror r4 │ │ │ │ ldrbcs pc, [sl, #576] @ 0x240 @ │ │ │ │ andsle r4, r8, r9, lsr #5 │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ - blx 1c30ae2 <__read_chk@plt+0x1bcb70e> │ │ │ │ + blx 1c30a72 <__read_chk@plt+0x1bcb69e> │ │ │ │ @ instruction: 0xf8944605 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ - bmi 10ff040 <__read_chk@plt+0x1099c6c> │ │ │ │ + bmi 10fefd0 <__read_chk@plt+0x1099bfc> │ │ │ │ ldrbtmi r4, [sl], #-2877 @ 0xfffff4c3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r8], -lr, ror #2 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ ldcmi 3, cr8, [sl, #-960]! @ 0xfffffc40 │ │ │ │ ldrbtmi r4, [sp], #-3126 @ 0xfffff3ca │ │ │ │ stmdavs r5!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ rsbmi r9, r5, r5, lsl #24 │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ andlt sp, r7, r0, ror #2 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - blt 2b0ca0 <__read_chk@plt+0x24b8cc> │ │ │ │ + blt 2b0c30 <__read_chk@plt+0x24b85c> │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ addvs r3, r3, r2, lsl #6 │ │ │ │ andvs r4, r3, r6, lsl r6 │ │ │ │ @ instruction: 0xf8554b30 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ @ instruction: 0xf77e9000 │ │ │ │ - mulls r2, sp, r9 │ │ │ │ + ldrdls pc, [r2], -r5 │ │ │ │ @ instruction: 0xf0aab128 │ │ │ │ andls pc, r3, sp, lsr ip @ │ │ │ │ @ instruction: 0xf0f6a802 │ │ │ │ - @ instruction: 0xf504ffb3 │ │ │ │ + @ instruction: 0xf504ff5b │ │ │ │ stcls 7, cr5, [r3, #-256] @ 0xffffff00 │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ stmdavc sp!, {r0, r2, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ ldmdavs r3!, {r0, r2, r4, r5, r8, ip, sp, pc} │ │ │ │ tstlt sp, sp, lsl r9 │ │ │ │ @ instruction: 0xf015792d │ │ │ │ tstle fp, r0, lsr #10 │ │ │ │ @ instruction: 0xf0f6a803 │ │ │ │ - @ instruction: 0xf897ff9d │ │ │ │ + @ instruction: 0xf897ff45 │ │ │ │ @ instruction: 0xf8c830f4 │ │ │ │ @ instruction: 0xf0439000 │ │ │ │ @ instruction: 0xf8870320 │ │ │ │ @ instruction: 0xe7ae30f4 │ │ │ │ @ instruction: 0xf0f72008 │ │ │ │ - blls 1f113c <__read_chk@plt+0x18bd68> │ │ │ │ + blls 1f0f6c <__read_chk@plt+0x18bb98> │ │ │ │ strmi r9, [r2], -r4 │ │ │ │ movwcs r6, #3 │ │ │ │ subvs r9, r3, r3, lsl #6 │ │ │ │ @ instruction: 0xb1b96801 │ │ │ │ ldrtmi r9, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0xf79c4620 │ │ │ │ - blls 2322d0 <__read_chk@plt+0x1ccefc> │ │ │ │ + blls 232260 <__read_chk@plt+0x1cce8c> │ │ │ │ ldmdavs r5!, {r0, r1, r7, r8, fp, ip, sp, pc} │ │ │ │ tstlt fp, fp, ror #16 │ │ │ │ @ instruction: 0xf0f61d28 │ │ │ │ - ldmdavs r5!, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r5!, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ mcr2 7, 1, pc, cr14, cr9, {4} @ │ │ │ │ rsbvs r9, r8, r3, lsl #22 │ │ │ │ - blcs fc158 <__read_chk@plt+0x96d84> │ │ │ │ + blcs fc0e8 <__read_chk@plt+0x96d14> │ │ │ │ @ instruction: 0xe7cfd0d3 │ │ │ │ @ instruction: 0xf0f6a804 │ │ │ │ - strb pc, [sl, sp, ror #30]! @ │ │ │ │ - mcr 7, 1, pc, cr12, cr1, {3} @ │ │ │ │ - eorseq fp, r2, sl, asr #24 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r2, r8, lsr ip │ │ │ │ - eorseq fp, r2, r2, lsl ip │ │ │ │ - ldrshteq fp, [r2], -r6 │ │ │ │ + @ instruction: 0xe7eaff15 │ │ │ │ + mcr 7, 3, pc, cr4, cr1, {3} @ │ │ │ │ + ldrhteq fp, [r2], -sl │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq fp, r2, r8, lsr #25 │ │ │ │ + eorseq fp, r2, r2, lsl #25 │ │ │ │ + eorseq fp, r2, r6, ror #24 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ vqrshl.s8 d27, d16, d0 │ │ │ │ adcmi r2, r9, #914358272 @ 0x36800000 │ │ │ │ vhadd.s8 d29, d0, d7 │ │ │ │ adcmi r3, r1, #251658240 @ 0xf000000 │ │ │ │ pop {r0, r3, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fe4030 │ │ │ │ pop {r0, r1, r2, r3, r7, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x46194030 │ │ │ │ @ instruction: 0xf7fd4610 │ │ │ │ @ instruction: 0xf04fbf93 │ │ │ │ ldclt 0, cr3, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec49fb0 <__read_chk@plt+0xfebe4bdc> │ │ │ │ + bl fec49f40 <__read_chk@plt+0xfebe4b6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ ldrmi r4, [sp], -r1, lsr #19 │ │ │ │ ldrbtmi fp, [r9], #-131 @ 0xffffff7d │ │ │ │ ldrmi r4, [r0], -r6, lsl #12 │ │ │ │ @ instruction: 0xf0d84617 │ │ │ │ vst2.16 {d15-d16}, [r5], r7 │ │ │ │ @@ -145024,21 +144996,21 @@ │ │ │ │ ldmdble pc, {r0, r1, r2, r7, r9, lr} @ │ │ │ │ rsble r2, r8, r0, lsl #22 │ │ │ │ ldrbtmi r4, [sp], #-3479 @ 0xfffff269 │ │ │ │ ldrtmi r4, [r4], #-1569 @ 0xfffff9df │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ strvc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ - stmda ip!, {r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ stccc 8, cr15, [r1], {4} │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ - bcs 1651134 <__read_chk@plt+0x15ebd60> │ │ │ │ + bcs 16510c4 <__read_chk@plt+0x15ebcf0> │ │ │ │ addmi sp, r7, #50 @ 0x32 │ │ │ │ - blcs 1292f0 <__read_chk@plt+0xc3f1c> │ │ │ │ + blcs 129280 <__read_chk@plt+0xc3eac> │ │ │ │ @ instruction: 0x0328d17d │ │ │ │ stcmi 5, cr13, [fp, #268] @ 0x10c │ │ │ │ @ instruction: 0xe7e3447d │ │ │ │ stccs 8, cr15, [r1], {17} │ │ │ │ bicsle r2, fp, r0, lsr #20 │ │ │ │ stccs 8, cr15, [r2], {17} │ │ │ │ sbcseq pc, pc, #2 │ │ │ │ @@ -145059,15 +145031,15 @@ │ │ │ │ ldrbtmi r4, [sp], #-3450 @ 0xfffff286 │ │ │ │ ldclmi 7, cr14, [sl, #-752]! @ 0xfffffd10 │ │ │ │ @ instruction: 0xe7b9447d │ │ │ │ stmdble r5!, {r0, r1, r2, r7, r9, lr} │ │ │ │ rsble r2, sl, r0, lsl #22 │ │ │ │ ldrbtmi r4, [sp], #-3447 @ 0xfffff289 │ │ │ │ @ instruction: 0xf811e7b2 │ │ │ │ - bcs 8fde8c <__read_chk@plt+0x898ab8> │ │ │ │ + bcs 8fde1c <__read_chk@plt+0x898a48> │ │ │ │ stmdblt r3!, {r4, r5, ip, lr, pc} │ │ │ │ strle r0, [r8, #-808] @ 0xfffffcd8 │ │ │ │ ldrbtmi r4, [sp], #-3443 @ 0xfffff28d │ │ │ │ ldclmi 7, cr14, [r3, #-672]! @ 0xfffffd60 │ │ │ │ @ instruction: 0xe7a5447d │ │ │ │ ldrbtmi r4, [sp], #-3442 @ 0xfffff28e │ │ │ │ cmneq r9, #42467328 @ 0x2880000 │ │ │ │ @@ -145114,15 +145086,15 @@ │ │ │ │ ldrle r0, [r7], #-747 @ 0xfffffd15 │ │ │ │ ldrle r0, [r0, #-680]! @ 0xfffffd58 │ │ │ │ ldrbtmi r4, [sp], #-3409 @ 0xfffff2af │ │ │ │ @ instruction: 0x032ae74a │ │ │ │ ldclmi 5, cr13, [r0, #-976] @ 0xfffffc30 │ │ │ │ smlsldx r4, r5, sp, r4 │ │ │ │ ldrtle r0, [ip], #-683 @ 0xfffffd55 │ │ │ │ - strle r0, [pc], #-1005 @ f2f64 <__read_chk@plt+0x8db90> │ │ │ │ + strle r0, [pc], #-1005 @ f2ef4 <__read_chk@plt+0x8db20> │ │ │ │ ldrbtmi r4, [sp], #-3405 @ 0xfffff2b3 │ │ │ │ rsceq lr, sl, #16252928 @ 0xf80000 │ │ │ │ mvneq sp, #56, 8 @ 0x38000000 │ │ │ │ stclmi 4, cr13, [fp, #-44] @ 0xffffffd4 │ │ │ │ @ instruction: 0xe737447d │ │ │ │ ldrbtmi r4, [sp], #-3402 @ 0xfffff2b6 │ │ │ │ stclmi 7, cr14, [sl, #-208] @ 0xffffff30 │ │ │ │ @@ -145144,15 +145116,15 @@ │ │ │ │ ldrbtmi r4, [sp], #-3393 @ 0xfffff2bf │ │ │ │ stclmi 7, cr14, [r1, #-260] @ 0xfffffefc │ │ │ │ smlsdx pc, sp, r4, r4 @ │ │ │ │ ldrbtmi r4, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ stclmi 7, cr14, [r0, #-236] @ 0xffffff14 │ │ │ │ smlsdx r9, sp, r4, r4 │ │ │ │ ldrbtmi r4, [sp], #-3391 @ 0xfffff2c1 │ │ │ │ - ldcmi 7, cr14, [pc, #-24]! @ f2fc4 <__read_chk@plt+0x8dbf0> │ │ │ │ + ldcmi 7, cr14, [pc, #-24]! @ f2f54 <__read_chk@plt+0x8db80> │ │ │ │ smlsdx r3, sp, r4, r4 │ │ │ │ ldrbtmi r4, [sp], #-3390 @ 0xfffff2c2 │ │ │ │ ldcmi 7, cr14, [lr, #-0] │ │ │ │ @ instruction: 0xe72c447d │ │ │ │ ldrbtmi r4, [sp], #-3389 @ 0xfffff2c3 │ │ │ │ rsceq lr, r9, #10747904 @ 0xa40000 │ │ │ │ ldcmi 5, cr13, [ip, #-40]! @ 0xffffffd8 │ │ │ │ @@ -145170,71 +145142,71 @@ │ │ │ │ ldrbtmi r4, [sp], #-3381 @ 0xfffff2cb │ │ │ │ mvneq lr, #3407872 @ 0x340000 │ │ │ │ ldcmi 4, cr13, [r4, #-20]! @ 0xffffffec │ │ │ │ smlsdx r8, sp, r4, r4 │ │ │ │ ldrbtmi r4, [sp], #-3379 @ 0xfffff2cd │ │ │ │ ldcmi 7, cr14, [r3, #-20]! @ 0xffffffec │ │ │ │ smlsdx r2, sp, r4, r4 │ │ │ │ - andseq pc, r6, sl, asr #30 │ │ │ │ - mulseq r6, sl, lr │ │ │ │ - andseq pc, r6, r4, lsr #29 │ │ │ │ - andseq pc, r6, ip, lsr lr @ │ │ │ │ - andseq sl, r6, ip, ror #16 │ │ │ │ - mulseq r6, r6, lr │ │ │ │ - andseq pc, r6, ip, asr lr @ │ │ │ │ - andseq pc, r6, lr, asr #28 │ │ │ │ - andseq pc, r6, lr, lsr #28 │ │ │ │ - @ instruction: 0x0016fdd8 │ │ │ │ - @ instruction: 0x0016fdf2 │ │ │ │ - eoreq r8, fp, lr, lsl #21 │ │ │ │ - @ instruction: 0x0016fddc │ │ │ │ - @ instruction: 0x0016fdba │ │ │ │ - andseq pc, r6, r0, lsl #28 │ │ │ │ - @ instruction: 0x0016fdd2 │ │ │ │ - andseq pc, r6, r0, asr #27 │ │ │ │ - andseq pc, r6, r6, lsr #27 │ │ │ │ - andseq pc, r6, ip, asr sp @ │ │ │ │ - andseq pc, r6, sl, asr sp @ │ │ │ │ - mulseq r6, r0, sp │ │ │ │ + andseq pc, r6, lr, asr lr @ │ │ │ │ + andseq pc, r6, lr, lsr #27 │ │ │ │ + @ instruction: 0x0016fdb8 │ │ │ │ + andseq pc, r6, r0, asr sp @ │ │ │ │ + andseq sl, r6, r0, lsl #15 │ │ │ │ andseq pc, r6, sl, lsr #27 │ │ │ │ - andseq pc, r6, r8, lsr sp @ │ │ │ │ - ldrdeq r8, [fp], -sl @ │ │ │ │ - eoreq r8, fp, ip, asr #19 │ │ │ │ - andseq pc, r6, r6, lsl #27 │ │ │ │ andseq pc, r6, r0, ror sp @ │ │ │ │ - andseq pc, r6, r2, ror #25 │ │ │ │ - @ instruction: 0x0016def0 │ │ │ │ - andseq pc, r6, r2, lsl #26 │ │ │ │ - andseq pc, r6, r8, lsl #26 │ │ │ │ - eoreq r3, r3, r2, asr #27 │ │ │ │ - eoreq r8, fp, ip, lsl #19 │ │ │ │ - @ instruction: 0x0016debe │ │ │ │ - andseq pc, r6, r4, lsr #25 │ │ │ │ - eoreq r8, fp, r6, ror r9 │ │ │ │ - andseq pc, r6, ip, lsl #26 │ │ │ │ - andseq pc, r6, r2, lsl sp @ │ │ │ │ - andseq pc, r6, ip, lsl sp @ │ │ │ │ - eoreq r3, r3, sl, lsl #27 │ │ │ │ - andseq pc, r6, r8, lsl #25 │ │ │ │ - @ instruction: 0x0016fcd2 │ │ │ │ + andseq pc, r6, r2, ror #26 │ │ │ │ + andseq pc, r6, r2, asr #26 │ │ │ │ + andseq pc, r6, ip, ror #25 │ │ │ │ + andseq pc, r6, r6, lsl #26 │ │ │ │ + mlaeq fp, r2, r9, r8 │ │ │ │ @ instruction: 0x0016fcf0 │ │ │ │ andseq pc, r6, lr, asr #25 │ │ │ │ + andseq pc, r6, r4, lsl sp @ │ │ │ │ + andseq pc, r6, r6, ror #25 │ │ │ │ @ instruction: 0x0016fcd4 │ │ │ │ - eoreq r8, fp, lr, lsr #18 │ │ │ │ - @ instruction: 0x0016fcd8 │ │ │ │ - andseq pc, r6, sl, asr #25 │ │ │ │ - eoreq r8, fp, r0, lsl r9 │ │ │ │ - andseq pc, r6, sl, asr #25 │ │ │ │ - andseq pc, r6, ip, lsr #24 │ │ │ │ + @ instruction: 0x0016fcba │ │ │ │ + andseq pc, r6, r0, ror ip @ │ │ │ │ + andseq pc, r6, lr, ror #24 │ │ │ │ + andseq pc, r6, r4, lsr #25 │ │ │ │ + @ instruction: 0x0016fcbe │ │ │ │ + andseq pc, r6, ip, asr #24 │ │ │ │ + ldrdeq r8, [fp], -lr @ │ │ │ │ + ldrdeq r8, [fp], -r0 @ │ │ │ │ + mulseq r6, sl, ip │ │ │ │ + andseq pc, r6, r4, lsl #25 │ │ │ │ + @ instruction: 0x0016fbf6 │ │ │ │ + andseq sp, r6, r4, lsl #28 │ │ │ │ + andseq pc, r6, r6, lsl ip @ │ │ │ │ + andseq pc, r6, ip, lsl ip @ │ │ │ │ + ldrdeq r3, [r3], -r6 @ │ │ │ │ + mlaeq fp, r0, r8, r8 │ │ │ │ + @ instruction: 0x0016ddd2 │ │ │ │ + @ instruction: 0x0016fbb8 │ │ │ │ + eoreq r8, fp, sl, ror r8 │ │ │ │ + andseq pc, r6, r0, lsr #24 │ │ │ │ + andseq pc, r6, r6, lsr #24 │ │ │ │ + andseq pc, r6, r0, lsr ip @ │ │ │ │ + mlaeq r3, lr, ip, r3 │ │ │ │ + mulseq r6, ip, fp │ │ │ │ + andseq pc, r6, r6, ror #23 │ │ │ │ + andseq pc, r6, r4, lsl #24 │ │ │ │ + andseq pc, r6, r2, ror #23 │ │ │ │ + andseq pc, r6, r8, ror #23 │ │ │ │ + eoreq r8, fp, r2, lsr r8 │ │ │ │ + andseq pc, r6, ip, ror #23 │ │ │ │ + @ instruction: 0x0016fbde │ │ │ │ + eoreq r8, fp, r4, lsl r8 │ │ │ │ + @ instruction: 0x0016fbde │ │ │ │ + andseq pc, r6, r0, asr #22 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ - bmi 14c4974 <__read_chk@plt+0x145f5a0> │ │ │ │ - blmi 14c4994 <__read_chk@plt+0x145f5c0> │ │ │ │ + bmi 14c4904 <__read_chk@plt+0x145f530> │ │ │ │ + blmi 14c4924 <__read_chk@plt+0x145f550> │ │ │ │ ldrbtmi fp, [sl], #-150 @ 0xffffff6a │ │ │ │ teqpls r8, pc @ @ p-variant is OBSOLETE │ │ │ │ strmi r4, [sl], r7, lsl #12 │ │ │ │ ldrbtmi r5, [r9], #2259 @ 0x8d3 │ │ │ │ ldrsbthi pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ ldmdavs fp, {r5, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf04f9315 │ │ │ │ @@ -145251,81 +145223,81 @@ │ │ │ │ stmib r2, {r0, r1, r6, r8, r9, sp, lr}^ │ │ │ │ tstlt r1, sp, lsl #6 │ │ │ │ stmib r3, {r1, r3, r7, r8, r9, sp, lr}^ │ │ │ │ ldmdbmi ip!, {r0, r2, r3, sp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7714479 │ │ │ │ - @ instruction: 0x4633ec94 │ │ │ │ + ldrtmi lr, [r3], -ip, asr #25 │ │ │ │ cmpcs r0, r2, lsl #12 │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ ldmdavs ip!, {r0, r1, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fe9d2240 <__read_chk@plt+0xfe96ce6c> │ │ │ │ + bvs fe9d21d0 <__read_chk@plt+0xfe96cdfc> │ │ │ │ strle r0, [r0, #-2002]! @ 0xfffff82e │ │ │ │ vtst.8 d25, d8, d15 │ │ │ │ vhsub.s8 d16, d8, d2 │ │ │ │ stmdacs r0, {r1, r8, sp} │ │ │ │ @ instruction: 0x460abf18 │ │ │ │ adcvs r4, r3, #1275068416 @ 0x4c000000 │ │ │ │ stmib r4, {r1, r2, r3, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x03b5a50f │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ ldrle r6, [lr], #-483 @ 0xfffffe1d │ │ │ │ ldrtle r0, [r3], #-752 @ 0xfffffd10 │ │ │ │ ldrtle r0, [r8], #-817 @ 0xfffffccf │ │ │ │ ldrtle r0, [sp], #-882 @ 0xfffffc8e │ │ │ │ - ldrtle r0, [pc], #-1011 @ f31d0 <__read_chk@plt+0x8ddfc> │ │ │ │ + ldrtle r0, [pc], #-1011 @ f3160 <__read_chk@plt+0x8dd8c> │ │ │ │ @ instruction: 0x1600f416 │ │ │ │ - blmi aa7230 <__read_chk@plt+0xa41e5c> │ │ │ │ + blmi aa71c0 <__read_chk@plt+0xa41dec> │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ - bls 8eb228 <__read_chk@plt+0x885e54> │ │ │ │ + bls 8eb1b8 <__read_chk@plt+0x885de4> │ │ │ │ svclt 0x00183a00 │ │ │ │ - b 11bb9ec <__read_chk@plt+0x1156618> │ │ │ │ + b 11bb97c <__read_chk@plt+0x11565a8> │ │ │ │ adcvs r2, r3, #134217729 @ 0x8000001 │ │ │ │ movwlt r6, #47147 @ 0xb82b │ │ │ │ teqlt r0, #24, 16 @ 0x180000 │ │ │ │ - @ instruction: 0xf866f110 │ │ │ │ + @ instruction: 0xf80ef110 │ │ │ │ ldmdavs ip!, {r5, r6, sp, lr} │ │ │ │ - blmi 86d160 <__read_chk@plt+0x807d8c> │ │ │ │ + blmi 86d0f0 <__read_chk@plt+0x807d1c> │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ andcs r4, r4, #28, 22 @ 0x7000 │ │ │ │ - bmi 813794 <__read_chk@plt+0x7ae3c0> │ │ │ │ + bmi 813724 <__read_chk@plt+0x7ae350> │ │ │ │ @ instruction: 0x61a3447b │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ stmdavs r8, {r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r6, r8, lsl r1 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0xf8594b14 │ │ │ │ strb r6, [r7, r3]! │ │ │ │ ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ - blmi 5ed1ac <__read_chk@plt+0x587dd8> │ │ │ │ + blmi 5ed13c <__read_chk@plt+0x587d68> │ │ │ │ andvs pc, r3, r9, asr r8 @ │ │ │ │ ldmdami r2, {r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d54478 │ │ │ │ @ instruction: 0xf8594b11 │ │ │ │ ldrb r6, [r9, r3] │ │ │ │ @ instruction: 0xf8594b10 │ │ │ │ ldrb r6, [r5, r3] │ │ │ │ - bl fed31020 <__read_chk@plt+0xfeccbc4c> │ │ │ │ - eorseq fp, r2, lr, asr r7 │ │ │ │ + bl ffb30fb0 <__read_chk@plt+0xffacbbdc> │ │ │ │ + eorseq fp, r2, lr, asr #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r2, r2, asr r7 │ │ │ │ - mulseq r6, r0, fp │ │ │ │ + eorseq fp, r2, r2, asr #15 │ │ │ │ + andseq pc, r6, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ @ instruction: 0x00000eb4 │ │ │ │ andeq r0, r0, ip, ror #28 │ │ │ │ andeq r2, r0, r9, lsr r5 │ │ │ │ - eorseq fp, r2, r2, ror r6 │ │ │ │ + eorseq fp, r2, r2, ror #13 │ │ │ │ andeq r0, r0, r0, lsr #31 │ │ │ │ - andseq r2, sl, lr, lsl #13 │ │ │ │ + andseq r2, sl, r2, lsr #11 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - andseq r2, sl, r0, lsl #13 │ │ │ │ + mulseq sl, r4, r5 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ mcrls 4, 0, fp, cr6, cr0, {7} │ │ │ │ strmi lr, [r4, #-2525] @ 0xfffff623 │ │ │ │ ldmdavs r7, {r1, r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ stmib sp, {r0, r1, r2, r5, r8, ip, sp, pc}^ │ │ │ │ strls r5, [r4], #-1541 @ 0xfffff9fb │ │ │ │ @@ -145343,22 +145315,22 @@ │ │ │ │ ldrbtmi r4, [sp], #-1566 @ 0xfffff9e2 │ │ │ │ @ instruction: 0xf8dd4683 │ │ │ │ strmi r8, [r9], ip, lsl #24 │ │ │ │ ldcvc 8, cr15, [r0], {221} @ 0xdd │ │ │ │ @ instruction: 0xf8d8592c │ │ │ │ @ instruction: 0xf8dd3000 │ │ │ │ stmdavs r4!, {r3, sl, fp, ip, lr} │ │ │ │ - blmi ff83162c <__read_chk@plt+0xff7cc258> │ │ │ │ + blmi ff8315bc <__read_chk@plt+0xff7cc1e8> │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ rsble r2, r8, r2, lsl #22 │ │ │ │ ldrdmi pc, [r4], -r8 │ │ │ │ stccs 0, cr2, [r0], {1} │ │ │ │ @ instruction: 0xf1b6d03c │ │ │ │ svclt 0x00180a00 │ │ │ │ - beq 16f450 <__read_chk@plt+0x10a07c> │ │ │ │ + beq 16f3e0 <__read_chk@plt+0x10a00c> │ │ │ │ ldrbeq r7, [fp, r3, lsr #24] │ │ │ │ stmdavs r3!, {r4, sl, ip, lr, pc}^ │ │ │ │ mvnseq fp, #1275068417 @ 0x4c000001 │ │ │ │ ldmdavc sl, {r1, r8, sl, ip, lr, pc} │ │ │ │ strle r0, [r9], #-2002 @ 0xfffff82e │ │ │ │ strle r0, [r2, #-954] @ 0xfffffc46 │ │ │ │ @ instruction: 0x0792781a │ │ │ │ @@ -145371,36 +145343,36 @@ │ │ │ │ svclt 0x000c2b00 │ │ │ │ tstcs r0, r9, lsr #12 │ │ │ │ streq lr, [r1, -sp, asr #19] │ │ │ │ mrsls r2, LR_irq │ │ │ │ strbmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf7ff4648 │ │ │ │ teqplt r5, r5 @ @ p-variant is OBSOLETE │ │ │ │ - bcs 10d410 <__read_chk@plt+0xa803c> │ │ │ │ + bcs 10d3a0 <__read_chk@plt+0xa7fcc> │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ movweq pc, #4106 @ 0x100a @ │ │ │ │ andcs fp, r1, r3, ror #22 │ │ │ │ @ instruction: 0x2c006964 │ │ │ │ @ instruction: 0xf8d8d1cc │ │ │ │ - blcs 17f380 <__read_chk@plt+0x119fac> │ │ │ │ + blcs 17f310 <__read_chk@plt+0x119f3c> │ │ │ │ adchi pc, r1, r0 │ │ │ │ - blmi fe505dcc <__read_chk@plt+0xfe4a09f8> │ │ │ │ + blmi fe505d5c <__read_chk@plt+0xfe4a0988> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrsbmi r3, [sl], #-188 @ 0xffffff44 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r2, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stclcc 6, cr15, [r4, #52]! @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xe7d34631 │ │ │ │ strle r0, [r2, #-762] @ 0xfffffd06 │ │ │ │ @ instruction: 0x06d2781a │ │ │ │ cmneq sl, #196, 8 @ 0xc4000000 │ │ │ │ ldmdavc sl, {r1, r8, sl, ip, lr, pc} │ │ │ │ - ldrtle r0, [pc], #1874 @ f33bc <__read_chk@plt+0x8dfe8> │ │ │ │ + ldrtle r0, [pc], #1874 @ f334c <__read_chk@plt+0x8df78> │ │ │ │ ldrble r0, [r9, #826] @ 0x33a │ │ │ │ @ instruction: 0x071b781b │ │ │ │ sbfx sp, r6, #11, #26 │ │ │ │ strb r4, [r1, r9, lsr #12] │ │ │ │ eorvs r6, fp, r3, lsr r8 │ │ │ │ strmi lr, [r8], -pc, asr #15 │ │ │ │ @ instruction: 0xf79a4614 │ │ │ │ @@ -145409,139 +145381,139 @@ │ │ │ │ andne lr, sp, #3457024 @ 0x34c000 │ │ │ │ @ instruction: 0xb1224610 │ │ │ │ @ instruction: 0xb1006b90 │ │ │ │ stmib r2, {r0, r1, r6, r8, r9, sp, lr}^ │ │ │ │ tstlt r1, sp, lsl #6 │ │ │ │ stmib r3, {r1, r3, r7, r8, r9, sp, lr}^ │ │ │ │ tstlt sp, sp │ │ │ │ - blcs 10d4ac <__read_chk@plt+0xa80d8> │ │ │ │ + blcs 10d43c <__read_chk@plt+0xa8068> │ │ │ │ sbcshi pc, sl, r0 │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ @ instruction: 0xf771ac07 │ │ │ │ - @ instruction: 0xf100ed58 │ │ │ │ + @ instruction: 0xf100ed90 │ │ │ │ strmi r0, [r2], r5, ror #2 │ │ │ │ tstls r5, r8, lsl #12 │ │ │ │ - stc2 0, cr15, [r6, #984] @ 0x3d8 │ │ │ │ + stc2 0, cr15, [lr, #-984]! @ 0xfffffc28 │ │ │ │ mulscs r4, r8, r8 │ │ │ │ ldrdcc pc, [ip], -r8 │ │ │ │ @ instruction: 0xf0129905 │ │ │ │ eorvs r0, r0, r1, lsl #30 │ │ │ │ adchi pc, ip, r0, asr #32 │ │ │ │ ldrbtmi r4, [sl], #-2663 @ 0xfffff599 │ │ │ │ andcc lr, r1, #3358720 @ 0x334000 │ │ │ │ - blmi 1a7bc40 <__read_chk@plt+0x1a1686c> │ │ │ │ + blmi 1a7bbd0 <__read_chk@plt+0x1a167fc> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stcl 7, cr15, [r6, #-452] @ 0xfffffe3c │ │ │ │ + ldcl 7, cr15, [lr, #-452]! @ 0xfffffe3c │ │ │ │ @ instruction: 0xf50b6823 │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ andls r4, r5, #1392508928 @ 0x53000000 │ │ │ │ rsbne pc, r3, r3, lsl #17 │ │ │ │ addcc pc, r0, #13762560 @ 0xd20000 │ │ │ │ ldmdavs fp, {r5, fp, sp, lr}^ │ │ │ │ - bcc ef870 <__read_chk@plt+0x8a49c> │ │ │ │ + bcc ef800 <__read_chk@plt+0x8a42c> │ │ │ │ ldc2l 0, cr15, [r2, #948]! @ 0x3b4 │ │ │ │ strmi r9, [r2, #2565] @ 0xa05 │ │ │ │ addcc pc, r0, #13762560 @ 0xd20000 │ │ │ │ ldmdavs fp, {r1, r5, fp, sp, lr}^ │ │ │ │ movweq pc, #8611 @ 0x21a3 @ │ │ │ │ addhi pc, r9, r0, lsl #6 │ │ │ │ @ instruction: 0xf10d9200 │ │ │ │ - bmi 1635d04 <__read_chk@plt+0x15d0930> │ │ │ │ + bmi 1635c94 <__read_chk@plt+0x15d08c0> │ │ │ │ @ instruction: 0xf6404650 │ │ │ │ ldrbtmi r3, [sl], #-441 @ 0xfffffe47 │ │ │ │ @ instruction: 0xffe2f0ed │ │ │ │ @ instruction: 0xf8d94650 │ │ │ │ @ instruction: 0xf10fa000 │ │ │ │ - @ instruction: 0xf8caff15 │ │ │ │ + @ instruction: 0xf8cafebd │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ - blx ff3af87e <__read_chk@plt+0xff34a4aa> │ │ │ │ + blx 1daf80e <__read_chk@plt+0x1d4a43a> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldrdmi pc, [r4], -r8 │ │ │ │ - bvs fe5bb4b0 <__read_chk@plt+0xfe5560dc> │ │ │ │ + bvs fe5bb440 <__read_chk@plt+0xfe55606c> │ │ │ │ eorshi pc, ip, r2, asr #17 │ │ │ │ movwvc pc, #1091 @ 0x443 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stccs 2, cr6, [r0], {147} @ 0x93 │ │ │ │ svcge 0x0023f47f │ │ │ │ @ instruction: 0x4648e759 │ │ │ │ - blpl 11308f8 <__read_chk@plt+0x10cb524> │ │ │ │ + blpl 1130888 <__read_chk@plt+0x10cb4b4> │ │ │ │ stc2l 7, cr15, [lr, #-616] @ 0xfffffd98 │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ - ldcl 7, cr15, [r2], #452 @ 0x1c4 │ │ │ │ + stc 7, cr15, [sl, #-452]! @ 0xfffffe3c │ │ │ │ strbteq pc, [r5], #-256 @ 0xffffff00 @ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ - stc2 0, cr15, [r2, #-984]! @ 0xfffffc28 │ │ │ │ + stc2l 0, cr15, [sl], {246} @ 0xf6 │ │ │ │ @ instruction: 0xf8d84621 │ │ │ │ andcs r3, r1, #12 │ │ │ │ stcge 0, cr9, [r7], {7} │ │ │ │ - blmi f980f8 <__read_chk@plt+0xf32d24> │ │ │ │ + blmi f98088 <__read_chk@plt+0xf32cb4> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stcl 7, cr15, [sl], #452 @ 0x1c4 │ │ │ │ + stc 7, cr15, [r2, #-452]! @ 0xfffffe3c │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0xf883442b │ │ │ │ @ instruction: 0xf8db2063 │ │ │ │ stmdavs r0!, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf0ed685d │ │ │ │ @ instruction: 0xf8dbfd9b │ │ │ │ stccc 2, cr3, [r1, #-512] @ 0xfffffe00 │ │ │ │ addmi r6, r5, #2490368 @ 0x260000 │ │ │ │ @ instruction: 0xf1a3685b │ │ │ │ stcle 3, cr0, [r4, #-8]! │ │ │ │ @ instruction: 0x212d1a18 │ │ │ │ - blx febaf892 <__read_chk@plt+0xfeb4a4be> │ │ │ │ + blx febaf822 <__read_chk@plt+0xfeb4a44e> │ │ │ │ @ instruction: 0xf10d4a2b │ │ │ │ stmib sp, {r5, r9, fp}^ │ │ │ │ ldrbtmi r6, [sl], #-1 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ ldrmi r9, [r9], -r0, lsl #4 │ │ │ │ ldrbmi r2, [r0], -r1, lsl #4 │ │ │ │ - stcl 7, cr15, [r4], {113} @ 0x71 │ │ │ │ + ldcl 7, cr15, [ip], #452 @ 0x1c4 │ │ │ │ ldrdpl pc, [r0], -r9 │ │ │ │ @ instruction: 0xf10f4650 │ │ │ │ - @ instruction: 0x4603feb7 │ │ │ │ + @ instruction: 0x4603fe5f │ │ │ │ rsbvs r4, fp, r0, lsr #12 │ │ │ │ - blx 1c2f93a <__read_chk@plt+0x1bca566> │ │ │ │ + blx 62f8ca <__read_chk@plt+0x5ca4f6> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8c36a9a │ │ │ │ @ instruction: 0xf042803c │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ - bmi 82d194 <__read_chk@plt+0x7c7dc0> │ │ │ │ - beq 92f9ac <__read_chk@plt+0x8ca5d8> │ │ │ │ + bmi 82d124 <__read_chk@plt+0x7c7d50> │ │ │ │ + beq 92f93c <__read_chk@plt+0x8ca568> │ │ │ │ @ instruction: 0x96004650 │ │ │ │ @ instruction: 0xf640447a │ │ │ │ @ instruction: 0xf0ed31b9 │ │ │ │ strb pc, [r1, r7, ror #30]! @ │ │ │ │ ldrbtmi r4, [sl], #-2583 @ 0xfffff5e9 │ │ │ │ - bne 72d2d8 <__read_chk@plt+0x6c7f04> │ │ │ │ + bne 72d268 <__read_chk@plt+0x6c7e94> │ │ │ │ andls r2, r5, #1073741835 @ 0x4000000b │ │ │ │ - blx 1eaf8fa <__read_chk@plt+0x1e4a526> │ │ │ │ + blx 1eaf88a <__read_chk@plt+0x1e4a4b6> │ │ │ │ @ instruction: 0xf10d4b14 │ │ │ │ - bls 235e20 <__read_chk@plt+0x1d0a4c> │ │ │ │ + bls 235db0 <__read_chk@plt+0x1d09dc> │ │ │ │ andcs lr, r1, sp, asr #19 │ │ │ │ andcs r4, r1, #2063597568 @ 0x7b000000 │ │ │ │ ldrbmi r9, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0x33b9f640 │ │ │ │ @ instruction: 0xf7714619 │ │ │ │ - @ instruction: 0xe76bec90 │ │ │ │ + strb lr, [fp, -r8, asr #25]! │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ str r6, [r1, -fp, lsr #32]! │ │ │ │ - ldmib ip!, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq fp, r2, sl, lsr #11 │ │ │ │ + b e31318 <__read_chk@plt+0xdcbf44> │ │ │ │ + eorseq fp, r2, sl, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq fp, [r2], -ip │ │ │ │ - eoreq r8, fp, lr, lsl #10 │ │ │ │ - andseq pc, r6, r0, lsl #18 │ │ │ │ - andseq pc, r6, r2, asr #17 │ │ │ │ - andseq pc, r6, r8, ror #16 │ │ │ │ - andseq pc, r6, sl, lsl r8 @ │ │ │ │ - @ instruction: 0x0016f7d0 │ │ │ │ - andseq pc, r6, r6, lsr #15 │ │ │ │ - @ instruction: 0x0016f7b0 │ │ │ │ + eorseq fp, r2, ip, ror #10 │ │ │ │ + eoreq r8, fp, r2, lsl r4 │ │ │ │ + andseq pc, r6, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x0016f7d6 │ │ │ │ + andseq pc, r6, ip, ror r7 @ │ │ │ │ + andseq pc, r6, lr, lsr #14 │ │ │ │ + andseq pc, r6, r4, ror #13 │ │ │ │ + @ instruction: 0x0016f6ba │ │ │ │ + andseq pc, r6, r4, asr #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ @@ -145563,16 +145535,16 @@ │ │ │ │ stmiapl r3!, {r2, r3, r4, r6, sl, fp}^ │ │ │ │ @ instruction: 0xf8cc681b │ │ │ │ @ instruction: 0xf04f3000 │ │ │ │ mrsls r0, LR_und │ │ │ │ smlalsne pc, r6, r7, r8 @ │ │ │ │ @ instruction: 0xf011920b │ │ │ │ @ instruction: 0xf0400402 │ │ │ │ - blls 293ba8 <__read_chk@plt+0x22e7d4> │ │ │ │ - blvs ff7cd6d8 <__read_chk@plt+0xff768304> │ │ │ │ + blls 293b38 <__read_chk@plt+0x22e764> │ │ │ │ + blvs ff7cd668 <__read_chk@plt+0xff768294> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf8d7815a │ │ │ │ @ instruction: 0xf50d35d4 │ │ │ │ strtcc r5, [r0], #-1089 @ 0xfffffbbf │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ @@ -145580,25 +145552,25 @@ │ │ │ │ cmnppl ip, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf1a4811a │ │ │ │ strtmi r0, [r9], -r8, lsl #6 │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7719305 │ │ │ │ - strtmi lr, [r8], -r2, lsl #26 │ │ │ │ + @ instruction: 0x4628ed3a │ │ │ │ svchi 0x00f8f884 │ │ │ │ - stc 7, cr15, [r4], {113} @ 0x71 │ │ │ │ + ldc 7, cr15, [ip], #-452 @ 0xfffffe3c │ │ │ │ movwls r1, #56387 @ 0xdc43 │ │ │ │ strpl pc, [r1], #-1293 @ 0xfffffaf3 │ │ │ │ strtcc r9, [r0], #-2309 @ 0xfffff6fb │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ movweq pc, #49572 @ 0xc1a4 @ │ │ │ │ ldrmi r9, [r8], -r9, lsl #6 │ │ │ │ rscsge pc, ip, #14614528 @ 0xdf0000 │ │ │ │ - stcl 7, cr15, [ip], #452 @ 0x1c4 │ │ │ │ + stc 7, cr15, [r4, #-452]! @ 0xfffffe3c │ │ │ │ orrpl pc, r3, #54525952 @ 0x3400000 │ │ │ │ movwls r2, #42240 @ 0xa500 │ │ │ │ @ instruction: 0xf10d44fa │ │ │ │ @ instruction: 0xf803084c │ │ │ │ @ instruction: 0xf04f5c10 │ │ │ │ @ instruction: 0xf8970b40 │ │ │ │ @ instruction: 0x46a930f4 │ │ │ │ @@ -145606,21 +145578,21 @@ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ ldcpl 8, cr15, [r4], {6} │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ movwls sl, #19216 @ 0x4b10 │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf8462200 │ │ │ │ strbmi fp, [r0], -r0, lsr #24 │ │ │ │ - blls 20da78 <__read_chk@plt+0x1a86a4> │ │ │ │ + blls 20da08 <__read_chk@plt+0x1a8634> │ │ │ │ movwpl lr, #10701 @ 0x29cd │ │ │ │ @ instruction: 0xf8cd4249 │ │ │ │ vhadd.s8 d25, d1, d4 │ │ │ │ @ instruction: 0xf8cd0301 │ │ │ │ @ instruction: 0xf0f2a000 │ │ │ │ - @ instruction: 0x4604f899 │ │ │ │ + strmi pc, [r4], -r1, asr #16 │ │ │ │ ldmdale sp, {r0, r1, r3, fp, sp} │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ ldrmi r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004718 │ │ │ │ andeq r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ @@ -145631,48 +145603,48 @@ │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ @ instruction: 0xffffffc9 │ │ │ │ sbcle r2, r9, r4, lsl #16 │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - blx b2fb48 <__read_chk@plt+0xaca774> │ │ │ │ + @ instruction: 0xf9d0f0f4 │ │ │ │ ldmmi r5, {r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf08c4478 │ │ │ │ strcs pc, [r0], #-2453 @ 0xfffff66b │ │ │ │ @ instruction: 0xf50d4a93 │ │ │ │ - blmi fe4c3d8c <__read_chk@plt+0xfe45e9b8> │ │ │ │ + blmi fe4c3d1c <__read_chk@plt+0xfe45e948> │ │ │ │ ldrbtmi r3, [sl], #-348 @ 0xfffffea4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ andslt r4, r9, r0, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ strcs r8, [r0, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xf816e7a6 │ │ │ │ - blcs 10280c <__read_chk@plt+0x9d438> │ │ │ │ + blcs 10279c <__read_chk@plt+0x9d3c8> │ │ │ │ @ instruction: 0x4640d0dd │ │ │ │ @ instruction: 0xf9b6f0d7 │ │ │ │ @ instruction: 0xf0ea4640 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4640d05d │ │ │ │ - ldc2l 1, cr15, [r8, #-60]! @ 0xffffffc4 │ │ │ │ + stc2 1, cr15, [r0, #-60]! @ 0xffffffc4 │ │ │ │ stceq 8, cr15, [r4], #-280 @ 0xfffffee8 │ │ │ │ addsle r2, r3, r0, lsl #16 │ │ │ │ - blcs 1117ec <__read_chk@plt+0xac418> │ │ │ │ + blcs 11177c <__read_chk@plt+0xac3a8> │ │ │ │ stmdals fp, {r4, r7, ip, lr, pc} │ │ │ │ cdp2 0, 12, cr15, cr6, cr9, {5} │ │ │ │ stceq 8, cr15, [r4], #-344 @ 0xfffffea8 │ │ │ │ @ instruction: 0xf9c6f0b2 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf897d040 │ │ │ │ - bls 2ffbcc <__read_chk@plt+0x29a7f8> │ │ │ │ + bls 2ffb5c <__read_chk@plt+0x29a788> │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ ldmpl r3, {r2, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf8d39b06 │ │ │ │ ldmib ip, {lr, pc}^ │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r8, r9, ip} │ │ │ │ @@ -145680,17 +145652,17 @@ │ │ │ │ stmdbvc r2, {r3, r4, r8, ip, sp, pc} │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ stcvc 1, cr7, [sl, #-8]! │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ stmibvs sl, {r1, r3, r5, r8, sl, ip, sp, lr} │ │ │ │ @ instruction: 0x61aa61e9 │ │ │ │ bicsvs fp, r5, r2, lsl #2 │ │ │ │ - bmi 1b0be70 <__read_chk@plt+0x1aa6a9c> │ │ │ │ + bmi 1b0be00 <__read_chk@plt+0x1aa6a2c> │ │ │ │ stmpl pc, {r3, r8, fp, ip, pc} @ │ │ │ │ - blcs 10d934 <__read_chk@plt+0xa8560> │ │ │ │ + blcs 10d8c4 <__read_chk@plt+0xa84f0> │ │ │ │ sxtabmi sp, r4, lr │ │ │ │ adcvs r2, r2, r0, lsl #4 │ │ │ │ tstpeq ip, #-2147483607 @ p-variant is OBSOLETE @ 0x80000029 │ │ │ │ @ instruction: 0xf85c9c0b │ │ │ │ stmdbls r6, {r3, r8, r9, fp, pc} │ │ │ │ strpl lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf8cd980c │ │ │ │ @@ -145699,59 +145671,59 @@ │ │ │ │ ldccc 8, cr15, [ip], {86} @ 0x56 │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0x4644461c │ │ │ │ strcs r6, [r1], #-20 @ 0xffffffec │ │ │ │ stccc 8, cr15, [r4], #-344 @ 0xfffffea8 │ │ │ │ addle r2, r1, r0, lsl #22 │ │ │ │ eoreq pc, r4, r6, lsr #3 │ │ │ │ - @ instruction: 0xf9d8f0f6 │ │ │ │ - blls 3ad67c <__read_chk@plt+0x3482a8> │ │ │ │ + @ instruction: 0xf980f0f6 │ │ │ │ + blls 3ad60c <__read_chk@plt+0x348238> │ │ │ │ stmdbls r9, {r1, r6, r9, sl, lr} │ │ │ │ movwls r3, #31504 @ 0x7b10 │ │ │ │ vmin.s8 d20, d1, d8 │ │ │ │ @ instruction: 0xf0ea0301 │ │ │ │ stmdals r7, {r0, r1, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf946f0d7 │ │ │ │ @ instruction: 0xf7719805 │ │ │ │ - stmdbls r5, {r1, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdbls r5, {r1, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdals r7, {r1, r9, sl, lr} │ │ │ │ - stc 7, cr15, [sl], {112} @ 0x70 │ │ │ │ + mcrr 7, 7, pc, r2, cr0 @ │ │ │ │ stmdals r7, {r3, r4, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ ldrmi r9, [r8], #-2829 @ 0xfffff4f3 │ │ │ │ - stc2 1, cr15, [r2, #-60] @ 0xffffffc4 │ │ │ │ - blmi 12ed6e4 <__read_chk@plt+0x1288310> │ │ │ │ + stc2 1, cr15, [sl], #60 @ 0x3c │ │ │ │ + blmi 12ed674 <__read_chk@plt+0x12882a0> │ │ │ │ ldmpl r5, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8d7e71c │ │ │ │ @ instruction: 0xf0eb02ac │ │ │ │ msrlt CPSR_, #1097728 @ 0x10c000 │ │ │ │ adcne pc, ip, #14090240 @ 0xd70000 │ │ │ │ movweq pc, #33188 @ 0x81a4 @ │ │ │ │ movwls r4, #22169 @ 0x5699 │ │ │ │ stmdaeq r1, {r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf5b84618 │ │ │ │ svclt 0x00285f80 │ │ │ │ stmpl r0, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r2], -r4, asr #8 │ │ │ │ - bl ff7b16bc <__read_chk@plt+0xff74c2e8> │ │ │ │ + ldc 7, cr15, [r2], {113} @ 0x71 │ │ │ │ @ instruction: 0xf8044648 │ │ │ │ @ instruction: 0xf7715c08 │ │ │ │ - ldrdls lr, [sp], -lr @ │ │ │ │ - blmi eed468 <__read_chk@plt+0xe88094> │ │ │ │ + andls lr, sp, r6, lsl fp │ │ │ │ + blmi eed3f8 <__read_chk@plt+0xe88024> │ │ │ │ andcs r4, r3, #1048576 @ 0x100000 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xffb4f00f │ │ │ │ stmdals r7, {r0, r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ - ldc2l 1, cr15, [r4], {15} │ │ │ │ + ldc2l 1, cr15, [ip], #-60 @ 0xffffffc4 │ │ │ │ @ instruction: 0xf50de75a │ │ │ │ andls r5, sp, r1, asr #6 │ │ │ │ movwls r3, #21272 @ 0x5318 │ │ │ │ stmdbmi pc!, {r1, r2, r6, r7, r9, sl, sp, lr, pc} @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7714479 │ │ │ │ - andcs lr, r3, #188, 16 @ 0xbc0000 │ │ │ │ + andcs lr, r3, #244, 16 @ 0xf40000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00f2004 │ │ │ │ @ instruction: 0xe71eff9d │ │ │ │ teqlt r2, #6946816 @ 0x6a0000 │ │ │ │ svccc 0x0008f844 │ │ │ │ @ instruction: 0xf8469a0b │ │ │ │ stmdals ip, {r3, r4, sl, fp, lr, pc} │ │ │ │ @@ -145767,115 +145739,115 @@ │ │ │ │ stmdbvc r2, {r4, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0426801 │ │ │ │ tstvc r2, r1, lsl #4 │ │ │ │ @ instruction: 0xf0427d2a │ │ │ │ strvc r0, [sl, #-514]! @ 0xfffffdfe │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ andvs sl, r5, lr, asr #30 │ │ │ │ - bls 3ed6dc <__read_chk@plt+0x388308> │ │ │ │ + bls 3ed66c <__read_chk@plt+0x388298> │ │ │ │ stmdbls r6, {r2, r5, fp, sp, lr} │ │ │ │ andpl lr, r1, #3358720 @ 0x334000 │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0xf7ff980c │ │ │ │ ldmdavs fp!, {r0, r1, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe762601c │ │ │ │ @ instruction: 0xf0427d2a │ │ │ │ strvc r0, [sl, #-514]! @ 0xfffffdfe │ │ │ │ @ instruction: 0xf771e73f │ │ │ │ - svclt 0x0000e800 │ │ │ │ - eorseq fp, r2, sl, asr r2 │ │ │ │ - eorseq fp, r2, r4, asr r2 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq pc, r6, r0, lsl #14 │ │ │ │ - andseq r5, r6, r4, lsr #30 │ │ │ │ - ldrshteq fp, [r2], -r6 │ │ │ │ + svclt 0x0000e838 │ │ │ │ + eorseq fp, r2, sl, asr #5 │ │ │ │ + eorseq fp, r2, r4, asr #5 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq pc, r6, r4, lsl r6 @ │ │ │ │ + andseq r5, r6, r8, lsr lr │ │ │ │ + eorseq fp, r2, r6, ror #2 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ - andseq pc, r6, r6, ror #8 │ │ │ │ - andseq pc, r6, r4, ror #8 │ │ │ │ + andseq pc, r6, sl, ror r3 @ │ │ │ │ + andseq pc, r6, r8, ror r3 @ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0040f8cc │ │ │ │ - bmi 1105250 <__read_chk@plt+0x109fe7c> │ │ │ │ + bmi 11051e0 <__read_chk@plt+0x109fe0c> │ │ │ │ adclt r4, sl, r0, asr #22 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ strmi r8, [lr], -r0, lsl #2 │ │ │ │ ldrbtmi r4, [r8], #1541 @ 0x605 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9329 │ │ │ │ @ instruction: 0xf79a0300 │ │ │ │ msrlt SPSR_fiq, r7 │ │ │ │ ldmib r3, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ ldrmi r1, [r0], -sp, lsl #4 │ │ │ │ - blvs fe51feb4 <__read_chk@plt+0xfe4baae0> │ │ │ │ + blvs fe51fe44 <__read_chk@plt+0xfe4baa70> │ │ │ │ movtvs fp, #12544 @ 0x3100 │ │ │ │ movwne lr, #55746 @ 0xd9c2 │ │ │ │ orrvs fp, sl, #1073741824 @ 0x40000000 │ │ │ │ andcs lr, sp, r3, asr #19 │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ svcge 0x00012000 │ │ │ │ mrcge 4, 0, r4, cr5, cr9, {3} │ │ │ │ - ldmda r0!, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8!, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r2], -r3, lsr #12 │ │ │ │ @ instruction: 0x46382150 │ │ │ │ @ instruction: 0xf9a8f7ff │ │ │ │ andcs r4, r5, #737280 @ 0xb4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmda r4!, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda ip, {r0, r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r2], -r3, lsr #12 │ │ │ │ @ instruction: 0x46302150 │ │ │ │ @ instruction: 0xf99cf7ff │ │ │ │ stmdavs lr!, {r4, r5, r9, sl, lr} │ │ │ │ - stc2 1, cr15, [r6], #-60 @ 0xffffffc4 │ │ │ │ + blx ff4afe46 <__read_chk@plt+0xff44aa72> │ │ │ │ stmdavs fp!, {r1, r2, r5, r9, fp, lr} │ │ │ │ @ instruction: 0x03a66070 │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ strle r6, [lr], #-474 @ 0xfffffe26 │ │ │ │ strtle r0, [r7], #-741 @ 0xfffffd1b │ │ │ │ strtle r0, [r9], #-800 @ 0xfffffce0 │ │ │ │ strtle r0, [fp], #-865 @ 0xfffffc9f │ │ │ │ strtle r0, [sp], #-994 @ 0xfffffc1e │ │ │ │ strne pc, [r0], #-1044 @ 0xfffffbec │ │ │ │ - bmi 8a7ab8 <__read_chk@plt+0x8426e4> │ │ │ │ + bmi 8a7a48 <__read_chk@plt+0x842674> │ │ │ │ andmi pc, r2, r8, asr r8 @ │ │ │ │ - bmi 86bab0 <__read_chk@plt+0x8066dc> │ │ │ │ + bmi 86ba40 <__read_chk@plt+0x80666c> │ │ │ │ andmi pc, r2, r8, asr r8 @ │ │ │ │ mulcs r4, sl, sl │ │ │ │ vst2.8 {d20,d22}, [r2 :64], fp │ │ │ │ addsvs r7, sl, #0, 4 │ │ │ │ ldrbtmi r4, [r9], #-2586 @ 0xfffff5e6 │ │ │ │ subsvs r6, pc, #28, 4 @ 0xc0000001 │ │ │ │ orrsvs r4, r9, sl, ror r4 │ │ │ │ - blmi 4d4028 <__read_chk@plt+0x46ec54> │ │ │ │ + blmi 4d3fb8 <__read_chk@plt+0x46ebe4> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorlt sp, sl, r2, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf8584a12 │ │ │ │ strb r4, [r3, r2]! │ │ │ │ @ instruction: 0xf8584a11 │ │ │ │ ldrb r4, [pc, r2] │ │ │ │ @ instruction: 0xf8584a10 │ │ │ │ ldrb r4, [fp, r2] │ │ │ │ @ instruction: 0xf8584a0f │ │ │ │ ldrb r4, [r7, r2] │ │ │ │ - svc 0x005ef770 │ │ │ │ - eorseq sl, r2, r0, lsl #29 │ │ │ │ + svc 0x0096f770 │ │ │ │ + ldrshteq sl, [r2], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, r6, ror lr │ │ │ │ - andseq pc, r6, ip, asr #5 │ │ │ │ - andseq pc, r6, r2, lsr #7 │ │ │ │ + eorseq sl, r2, r6, ror #29 │ │ │ │ + andseq pc, r6, r0, ror #3 │ │ │ │ + @ instruction: 0x0016f2b6 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ @ instruction: 0x00000eb4 │ │ │ │ andeq r0, r0, ip, ror #28 │ │ │ │ andeq r1, r0, fp, lsl #25 │ │ │ │ - eorseq sl, r2, r4, asr #27 │ │ │ │ + eorseq sl, r2, r4, lsr lr │ │ │ │ andeq r0, r0, r0, lsr #31 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ @@ -145894,46 +145866,46 @@ │ │ │ │ stmiapl r3!, {r0, r1, r2, r3, r6, r8, r9, fp, lr}^ │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ eorle r2, pc, r0, lsl #18 │ │ │ │ stccs 8, cr6, [r0], {12} │ │ │ │ stmdavs r3!, {r4, r5, r6, ip, lr, pc} │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ rsbsle r2, r3, r3, lsl #22 │ │ │ │ - beq 12fcd0 <__read_chk@plt+0xca8fc> │ │ │ │ + beq 12fc60 <__read_chk@plt+0xca88c> │ │ │ │ strmi lr, [r1], -sp, asr #19 │ │ │ │ andcs r4, r0, #45088768 @ 0x2b00000 │ │ │ │ ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ - blx fe431ba6 <__read_chk@plt+0xfe3cc7d2> │ │ │ │ + blx fe431b36 <__read_chk@plt+0xfe3cc762> │ │ │ │ @ instruction: 0x2c0069a4 │ │ │ │ svcmi 0x0042d1f2 │ │ │ │ mrcvs 4, 7, r4, cr8, cr15, {3} │ │ │ │ stc2 0, cr15, [r2], #-684 @ 0xfffffd54 │ │ │ │ mrcvs 3, 7, fp, cr8, cr8, {0} │ │ │ │ ldc2 0, cr15, [lr], {171} @ 0xab │ │ │ │ ldrbeq r7, [fp, r3, lsl #24] │ │ │ │ - bmi 1068c24 <__read_chk@plt+0x1003850> │ │ │ │ + bmi 1068bb4 <__read_chk@plt+0x10037e0> │ │ │ │ ldrbtmi r4, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, r3, ror #2 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46404632 │ │ │ │ @ instruction: 0xff00f7ff │ │ │ │ - blcs 10dc9c <__read_chk@plt+0xa88c8> │ │ │ │ + blcs 10dc2c <__read_chk@plt+0xa8858> │ │ │ │ strcs sp, [r1], #-55 @ 0xffffffc9 │ │ │ │ mrcvs 7, 7, lr, cr8, cr11, {6} │ │ │ │ stc2l 0, cr15, [r2], #-684 @ 0xfffffd54 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ - blls 1fbc08 <__read_chk@plt+0x196834> │ │ │ │ + blls 1fbb98 <__read_chk@plt+0x1967c4> │ │ │ │ andcs fp, r0, #-1073741806 @ 0xc0000012 │ │ │ │ andcs lr, r1, #1 │ │ │ │ - blvs fe7c5674 <__read_chk@plt+0xfe7602a0> │ │ │ │ + blvs fe7c5604 <__read_chk@plt+0xfe760230> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf8cdb10a │ │ │ │ stccs 0, cr9, [r0], {16} │ │ │ │ @ instruction: 0xf080d1d3 │ │ │ │ ldrtmi r0, [r2], -r1, lsl #2 │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ stccs 14, cr15, [r0, #-900] @ 0xfffffc7c │ │ │ │ @@ -145946,15 +145918,15 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ ldmdavs ip, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ orrsle r2, sl, r0, lsl #24 │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46294632 │ │ │ │ strcs r4, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ mcr2 7, 6, pc, cr6, cr15, {7} @ │ │ │ │ - blls 22daf8 <__read_chk@plt+0x1c8724> │ │ │ │ + blls 22da88 <__read_chk@plt+0x1c86b4> │ │ │ │ strb r6, [r4, fp, lsr #32] │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46214632 │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ @ instruction: 0xe7b9febb │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ strtmi r4, [fp], -r1, lsl #12 │ │ │ │ @@ -145963,260 +145935,260 @@ │ │ │ │ stmibvs r4!, {r0, r1, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ shsub16mi sl, r2, pc @ │ │ │ │ strbmi r4, [r0], -r1, lsr #12 │ │ │ │ mcr2 7, 5, pc, cr8, cr15, {7} @ │ │ │ │ @ instruction: 0xd1a52d00 │ │ │ │ @ instruction: 0xf770e7a7 │ │ │ │ - svclt 0x0000ee8c │ │ │ │ - eorseq sl, r2, r0, lsr sp │ │ │ │ + svclt 0x0000eec4 │ │ │ │ + eorseq sl, r2, r0, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, r6, lsr #26 │ │ │ │ + mlaseq r2, r6, sp, sl │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - eorseq r9, r8, r8, lsr pc │ │ │ │ - ldrhteq sl, [r2], -sl │ │ │ │ + eorseq r9, r8, r8, lsr #31 │ │ │ │ + eorseq sl, r2, sl, lsr #26 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4aec8 <__read_chk@plt+0xfebe5af4> │ │ │ │ + bl fec4ae58 <__read_chk@plt+0xfebe5a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 1777c30 <__read_chk@plt+0x171285c> │ │ │ │ - blmi 179fee8 <__read_chk@plt+0x173ab14> │ │ │ │ + bmi 1777bc0 <__read_chk@plt+0x17127ec> │ │ │ │ + blmi 179fe78 <__read_chk@plt+0x173aaa4> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ @ instruction: 0x46044e59 │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmib r3, {r0, r1, fp, sp, lr}^ │ │ │ │ andls r3, r0, #-268435456 @ 0xf0000000 │ │ │ │ ldmdavs r9, {r1, r8, r9, ip, pc} │ │ │ │ subsle r2, r9, r1, lsl #18 │ │ │ │ suble r2, r5, r2, lsl #18 │ │ │ │ - ldrbtmi r4, [pc], #-3921 @ f3d00 <__read_chk@plt+0x8e92c> │ │ │ │ + ldrbtmi r4, [pc], #-3921 @ f3c90 <__read_chk@plt+0x8e8bc> │ │ │ │ @ instruction: 0xf0ab6ef8 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ cdpvs 0, 15, cr13, cr8, cr7, {1} │ │ │ │ - blx 1eaffbe <__read_chk@plt+0x1e4abea> │ │ │ │ + blx 1eaff4e <__read_chk@plt+0x1e4ab7a> │ │ │ │ ldrbeq r7, [fp, r3, lsl #24] │ │ │ │ stmdavs r1!, {r0, r1, r5, r6, sl, ip, lr, pc} │ │ │ │ strmi r6, [r3], -r8, asr #22 │ │ │ │ rsb fp, sp, r8, lsl r9 │ │ │ │ - blcs 10ea90 <__read_chk@plt+0xa96bc> │ │ │ │ - bvs fe7a7ed0 <__read_chk@plt+0xfe742afc> │ │ │ │ + blcs 10ea20 <__read_chk@plt+0xa964c> │ │ │ │ + bvs fe7a7e60 <__read_chk@plt+0xfe742a8c> │ │ │ │ ldrbtle r0, [r9], #1941 @ 0x795 │ │ │ │ ldmpl r2!, {r1, r2, r6, r9, fp, lr} │ │ │ │ ldmvs r5, {r1, r4, fp, sp, lr} │ │ │ │ rsbsle r4, r4, r9, lsr #5 │ │ │ │ eorvs sl, r3, r1, lsl #16 │ │ │ │ @ instruction: 0xf79b9101 │ │ │ │ - bmi 11b31b0 <__read_chk@plt+0x114dddc> │ │ │ │ + bmi 11b3140 <__read_chk@plt+0x114dd6c> │ │ │ │ ldrbtmi r4, [sl], #-2877 @ 0xfffff4c3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, lr, ror #2 │ │ │ │ strdcs fp, [r1, -r0] │ │ │ │ movwls r6, #6179 @ 0x1823 │ │ │ │ and fp, r3, fp, lsl #18 │ │ │ │ - blvs fe7cbdf4 <__read_chk@plt+0xfe766a20> │ │ │ │ + blvs fe7cbd84 <__read_chk@plt+0xfe7669b0> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ mrc2 7, 1, pc, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf79ba801 │ │ │ │ - blmi df3178 <__read_chk@plt+0xd8dda4> │ │ │ │ + blmi df3108 <__read_chk@plt+0xd8dd34> │ │ │ │ ldmpl r3!, {r1, r5, fp, sp, lr}^ │ │ │ │ addsvs r6, sl, fp, lsl r8 │ │ │ │ bfi r6, sl, #0, #29 │ │ │ │ ldrdeq lr, [r5, -r2] │ │ │ │ eorle r2, sp, r0, lsl #18 │ │ │ │ stmdacs r0, {r3, r6, r8, sp, lr} │ │ │ │ orrvs sp, r1, r8, asr #32 │ │ │ │ @ instruction: 0x46687d19 │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ movwcs r7, #1305 @ 0x519 │ │ │ │ @ instruction: 0xf0b26153 │ │ │ │ str pc, [r7, r5, lsl #25]! │ │ │ │ @ instruction: 0xf0a94628 │ │ │ │ - bmi af2d38 <__read_chk@plt+0xa8d964> │ │ │ │ + bmi af2cc8 <__read_chk@plt+0xa8d8f4> │ │ │ │ ldmpl r2!, {r1, r8, r9, fp, ip, pc} │ │ │ │ ldmibvs r9, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ ldmdavs r2, {r1, r4, fp, sp, lr} │ │ │ │ @ instruction: 0x6181b1b0 │ │ │ │ bicvs fp, r8, r1, lsl #2 │ │ │ │ ldmdbvc r1, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ andcs r7, r0, #1073741828 @ 0x40000004 │ │ │ │ orrsvs sl, sl, r2, lsl #16 │ │ │ │ ldc2 0, cr15, [r6], {178} @ 0xb2 │ │ │ │ cdpvs 7, 15, cr14, cr8, cr14, {4} │ │ │ │ - blx 1cb0092 <__read_chk@plt+0x1c4acbe> │ │ │ │ + blx 1cb0022 <__read_chk@plt+0x1c4ac4e> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ @ instruction: 0xe7b7d195 │ │ │ │ @ instruction: 0xe7d06058 │ │ │ │ andsvs fp, r1, r2, ror #3 │ │ │ │ rscle r2, r8, r0, lsl #18 │ │ │ │ strb r6, [r6, r8, asr #3]! │ │ │ │ ldmpl r3!, {r1, r4, r8, r9, fp, lr}^ │ │ │ │ ldmvs sl, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00024291 │ │ │ │ addsvs r6, sl, sl, lsl #23 │ │ │ │ - blvs fe3cde94 <__read_chk@plt+0xfe368ac0> │ │ │ │ + blvs fe3cde24 <__read_chk@plt+0xfe368a50> │ │ │ │ @ instruction: 0xe791b91b │ │ │ │ - blcs 10ec84 <__read_chk@plt+0xa98b0> │ │ │ │ - bvs fe7a8054 <__read_chk@plt+0xfe742c80> │ │ │ │ + blcs 10ec14 <__read_chk@plt+0xa9840> │ │ │ │ + bvs fe7a7fe4 <__read_chk@plt+0xfe742c10> │ │ │ │ ldrbtle r0, [r9], #1938 @ 0x792 │ │ │ │ addsvs lr, r0, sl, lsl #15 │ │ │ │ str r6, [r7, r1, lsr #16] │ │ │ │ @ instruction: 0xe7b56099 │ │ │ │ sbcsle r2, r0, r0, lsl #18 │ │ │ │ strb r6, [lr, sl, asr #3] │ │ │ │ - stcl 7, cr15, [r2, #448] @ 0x1c0 │ │ │ │ - eorseq sl, r2, lr, lsr #23 │ │ │ │ + ldcl 7, cr15, [sl, #448]! @ 0x1c0 │ │ │ │ + eorseq sl, r2, lr, lsl ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, r8, lsr #23 │ │ │ │ - eorseq r9, r8, sl, ror #27 │ │ │ │ + eorseq sl, r2, r8, lsl ip │ │ │ │ + eorseq r9, r8, sl, asr lr │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - eorseq sl, r2, lr, lsr fp │ │ │ │ + eorseq sl, r2, lr, lsr #23 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ - bmi 1f456c0 <__read_chk@plt+0x1ee02ec> │ │ │ │ + bmi 1f45650 <__read_chk@plt+0x1ee027c> │ │ │ │ adclt r4, r1, r9, ror fp │ │ │ │ @ instruction: 0x460d447a │ │ │ │ ldmpl r3, {r3, r4, r5, r6, r8, r9, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f931f │ │ │ │ stmdavs fp, {r8, r9} │ │ │ │ ldrdls r6, [r4, -r9] │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdavs fp, {r0, r4, r5, r7, pc} │ │ │ │ cmple r5, r2, lsl #22 │ │ │ │ @ instruction: 0x46044971 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ @ instruction: 0xf7700918 │ │ │ │ - blls 22f6bc <__read_chk@plt+0x1ca2e8> │ │ │ │ + blls 22f72c <__read_chk@plt+0x1ca358> │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ ldmvs fp, {r0, r9, sp}^ │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ @ instruction: 0xf7714648 │ │ │ │ - blmi 1b2def4 <__read_chk@plt+0x1ac8b20> │ │ │ │ + blmi 1b2df64 <__read_chk@plt+0x1ac8b90> │ │ │ │ smlalscs pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf04f4648 │ │ │ │ @ instruction: 0xf88d0900 │ │ │ │ @ instruction: 0xf042907b │ │ │ │ @ instruction: 0xf8840204 │ │ │ │ rsbcs r2, lr, #244 @ 0xf4 │ │ │ │ strdcs r5, [r1, -fp] │ │ │ │ ldrmi r9, [r1], -r0, lsl #2 │ │ │ │ @ instruction: 0xf7ec9303 │ │ │ │ ldmdacs r9!, {r0, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdbmi lr, {r0, r2, r3, r4, ip, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7702000 │ │ │ │ - andcs lr, r3, #14208 @ 0x3780 │ │ │ │ + andcs lr, r3, #352 @ 0x160 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf00f2004 │ │ │ │ @ instruction: 0x2000fcbf │ │ │ │ - blmi 15c6864 <__read_chk@plt+0x1561490> │ │ │ │ + blmi 15c67f4 <__read_chk@plt+0x1561420> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 8cdf74 <__read_chk@plt+0x868ba0> │ │ │ │ + blls 8cdf04 <__read_chk@plt+0x868b30> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ mlalt r1, r6, r0, r8 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ ldrbtmi r4, [r9], #-2386 @ 0xfffff6ae │ │ │ │ ldrtmi lr, [r0], -r3, ror #15 │ │ │ │ - blx ab01ce <__read_chk@plt+0xa4adfa> │ │ │ │ + blx ab015e <__read_chk@plt+0xa4ad8a> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf0439904 │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ - blmi 1440308 <__read_chk@plt+0x13daf34> │ │ │ │ + blmi 1440298 <__read_chk@plt+0x13daec4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmib r1, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ - bcs fff5c <__read_chk@plt+0x9ab88> │ │ │ │ + bcs ffeec <__read_chk@plt+0x9ab18> │ │ │ │ ldmdbvc r4, {r1, r2, r5, r6, ip, lr, pc} │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ stmdacs r0, {r2, r4, r8, ip, sp, lr} │ │ │ │ orrvs sp, r3, r3, rrx │ │ │ │ smlabblt r3, fp, r9, r6 │ │ │ │ stmdavs fp!, {r3, r4, r6, r7, r8, sp, lr} │ │ │ │ rsbs fp, r2, fp, lsl r9 │ │ │ │ addmi r6, sl, #223232 @ 0x36800 │ │ │ │ @ instruction: 0x461cd114 │ │ │ │ - blcs 10edd8 <__read_chk@plt+0xa9a04> │ │ │ │ + blcs 10ed68 <__read_chk@plt+0xa9994> │ │ │ │ @ instruction: 0x4618d1f8 │ │ │ │ strls r4, [r5], #-1570 @ 0xfffff9de │ │ │ │ andcs lr, r1, r1 │ │ │ │ @ instruction: 0x46134690 │ │ │ │ - bcs 10ecc8 <__read_chk@plt+0xa98f4> │ │ │ │ + bcs 10ec58 <__read_chk@plt+0xa9884> │ │ │ │ strdlt sp, [r8, -r9] │ │ │ │ andshi pc, r4, sp, asr #17 │ │ │ │ addmi r6, sl, #223232 @ 0x36800 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ ldmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ and r6, r6, fp, lsr #32 │ │ │ │ strbmi r9, [r0], -r5, lsl #8 │ │ │ │ @ instruction: 0xf79b6b64 │ │ │ │ tstplt ip, fp, ror #23 @ p-variant is OBSOLETE │ │ │ │ - blvs ff9da3b8 <__read_chk@plt+0xff974fe4> │ │ │ │ + blvs ff9da348 <__read_chk@plt+0xff974f74> │ │ │ │ rscsle r4, r5, fp, lsl #5 │ │ │ │ ldrbtmi r4, [ip], #-3120 @ 0xfffff3d0 │ │ │ │ @ instruction: 0xf0ab6ee0 │ │ │ │ movwlt pc, #2595 @ 0xa23 @ │ │ │ │ @ instruction: 0xf0ab6ee0 │ │ │ │ @ instruction: 0x7c03fa1f │ │ │ │ strtle r0, [ip], #-2011 @ 0xfffff825 │ │ │ │ stmdavs r8!, {r0, r1, r3, r5, r8, r9, fp, lr} │ │ │ │ stmdavs r5!, {r2, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldc2l 7, cr15, [r6, #620]! @ 0x26c │ │ │ │ adcvs r6, r8, r4, lsr #16 │ │ │ │ @ instruction: 0xf79b68a0 │ │ │ │ - blls 2337c0 <__read_chk@plt+0x1ce3ec> │ │ │ │ + blls 233750 <__read_chk@plt+0x1ce37c> │ │ │ │ eorvs r2, r0, r0, lsl #4 │ │ │ │ orrsvs sl, sl, r4, lsl #16 │ │ │ │ - blx fe5302b2 <__read_chk@plt+0xfe4caede> │ │ │ │ + blx fe530242 <__read_chk@plt+0xfe4cae6e> │ │ │ │ str r2, [r9, r1] │ │ │ │ andcs r4, r3, #34816 @ 0x8800 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ mcrr2 0, 0, pc, r2, cr15 @ │ │ │ │ stmdavs fp!, {r0, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ and fp, r3, fp, lsl #18 │ │ │ │ - blvs fe7cc0b0 <__read_chk@plt+0xfe766cdc> │ │ │ │ + blvs fe7cc040 <__read_chk@plt+0xfe766c6c> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ tstcs r1, r2, lsr r6 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ ldrb pc, [r7, sp, ror #25] @ │ │ │ │ orrsle r2, ip, r0, lsl #16 │ │ │ │ mulsvs r3, sp, r7 │ │ │ │ mcrvs 7, 7, lr, cr0, cr11, {4} │ │ │ │ - blx 14b02d0 <__read_chk@plt+0x144aefc> │ │ │ │ + blx 14b0260 <__read_chk@plt+0x144ae8c> │ │ │ │ bicle r2, sp, r0, lsl #16 │ │ │ │ stmdblt fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ eorvs lr, fp, r3 │ │ │ │ - blcs 10eea0 <__read_chk@plt+0xa9acc> │ │ │ │ + blcs 10ee30 <__read_chk@plt+0xa9a5c> │ │ │ │ @ instruction: 0x4632d1fb │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ ldc2l 7, cr15, [r6], {255} @ 0xff │ │ │ │ @ instruction: 0xf770e7c0 │ │ │ │ - blvs fe7ef338 <__read_chk@plt+0xfe789f64> │ │ │ │ + blvs fe7ef3a8 <__read_chk@plt+0xfe789fd4> │ │ │ │ svclt 0x0000deff │ │ │ │ - eorseq sl, r2, r8, lsl sl │ │ │ │ + eorseq sl, r2, r8, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, r0, lsl sl │ │ │ │ - @ instruction: 0x0016eff0 │ │ │ │ + eorseq sl, r2, r0, lsl #21 │ │ │ │ + andseq lr, r6, r4, lsl #30 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0016efd0 │ │ │ │ - eorseq sl, r2, r0, lsl #19 │ │ │ │ - andseq lr, r6, r2, lsr #30 │ │ │ │ + andseq lr, r6, r4, ror #29 │ │ │ │ + ldrshteq sl, [r2], -r0 │ │ │ │ + andseq lr, r6, r6, lsr lr │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - eorseq r9, r8, sl, lsr fp │ │ │ │ + eorseq r9, r8, sl, lsr #23 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq lr, r6, r6, lsr #28 │ │ │ │ + andseq lr, r6, sl, lsr sp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0018f8cc │ │ │ │ @ instruction: 0xf8df4693 │ │ │ │ @ instruction: 0xf8df2560 │ │ │ │ strmi r3, [r5], -r0, ror #10 │ │ │ │ @@ -146224,15 +146196,15 @@ │ │ │ │ strbpl pc, [r0, -r5, lsl #10] @ │ │ │ │ ldrbne pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ strhcs fp, [r4], -r1 │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ strbhi pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0x932f681b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xff6af0ee │ │ │ │ + @ instruction: 0xff12f0ee │ │ │ │ smlalscc pc, r5, r7, r8 @ │ │ │ │ smmlsreq fp, r8, r4, r4 │ │ │ │ tstphi sp, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ smlalscc pc, r6, r7, r8 @ │ │ │ │ movweq pc, #8195 @ 0x2003 @ │ │ │ │ svceq 0x0000f1bb │ │ │ │ sbchi pc, r0, r0, asr #32 │ │ │ │ @@ -146256,15 +146228,15 @@ │ │ │ │ @ instruction: 0xf8df80b3 │ │ │ │ @ instruction: 0xf85834e4 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrtpl pc, [pc], r6, lsl #10 @ │ │ │ │ - bcs 10194c <__read_chk@plt+0x9c578> │ │ │ │ + bcs 1018dc <__read_chk@plt+0x9c508> │ │ │ │ adcshi pc, r3, r0, asr #32 │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ strbcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ strtmi r2, [r3], -r4, ror #2 │ │ │ │ ldrbtmi r4, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ mcr2 7, 1, pc, cr10, cr14, {7} @ │ │ │ │ ldrtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ @@ -146281,23 +146253,23 @@ │ │ │ │ @ instruction: 0xf8df9306 │ │ │ │ @ instruction: 0xf8df3494 │ │ │ │ ldrbtmi fp, [fp], #-1172 @ 0xfffffb6c │ │ │ │ @ instruction: 0xf8df9307 │ │ │ │ ldrbtmi r3, [fp], #1168 @ 0x490 │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ stmib sp, {r2, r3, r8, r9, fp, sp, pc}^ │ │ │ │ - blls 2819c4 <__read_chk@plt+0x21c5f0> │ │ │ │ + blls 281954 <__read_chk@plt+0x21c580> │ │ │ │ movwls r2, #4609 @ 0x1201 │ │ │ │ - blls 2c5ac8 <__read_chk@plt+0x2606f4> │ │ │ │ + blls 2c5a58 <__read_chk@plt+0x260684> │ │ │ │ movwls r2, #1280 @ 0x500 │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ @ instruction: 0xf770950c │ │ │ │ - @ instruction: 0x4648ee90 │ │ │ │ + strbmi lr, [r8], -r8, asr #29 │ │ │ │ adcspl pc, fp, sp, lsl #17 │ │ │ │ - mrc 7, 3, APSR_nzcv, cr14, cr0, {3} │ │ │ │ + mrc 7, 5, APSR_nzcv, cr6, cr0, {3} │ │ │ │ @ instruction: 0xf1c09a08 │ │ │ │ strtmi r0, [r3], -r4, ror #2 │ │ │ │ @ instruction: 0xf7fe4448 │ │ │ │ stmdbls r9, {r0, r2, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46224653 │ │ │ │ @ instruction: 0xf8cb4640 │ │ │ │ @ instruction: 0xf8cb4028 │ │ │ │ @@ -146306,70 +146278,70 @@ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df817e │ │ │ │ andcs r1, r5, #56, 8 @ 0x38000000 │ │ │ │ strtmi r9, [r8], -r5, lsl #22 │ │ │ │ tstls r5, #2030043136 @ 0x79000000 │ │ │ │ stmib sp, {r0, r4, r8, sl, ip, pc}^ │ │ │ │ ldrls r5, [r4, #-1298] @ 0xfffffaee │ │ │ │ - mrrc 7, 7, pc, r4, cr0 @ │ │ │ │ + stc 7, cr15, [ip], {112} @ 0x70 │ │ │ │ andls r4, r0, r2, lsr r6 │ │ │ │ @ instruction: 0x464ba911 │ │ │ │ stmib sp, {r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf79a5501 │ │ │ │ stmdacs r1, {r0, r1, r3, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, r6, r0 │ │ │ │ @ instruction: 0xf000280a │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r7, pc} │ │ │ │ addhi pc, r4, r0, asr #32 │ │ │ │ strdcs r4, [r0, -pc] │ │ │ │ smlalscs pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf042447b │ │ │ │ @ instruction: 0xf8870220 │ │ │ │ addsvs r2, r9, #244 @ 0xf4 │ │ │ │ - blmi ffc46e2c <__read_chk@plt+0xffbe1a58> │ │ │ │ + blmi ffc46dbc <__read_chk@plt+0xffbe19e8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls cce2b0 <__read_chk@plt+0xc68edc> │ │ │ │ + blls cce240 <__read_chk@plt+0xc68e6c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ mlaslt r1, r4, r1, r8 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmibmi r9!, {r1, r3, r5, r6, r7, r9, fp, lr}^ │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ andls pc, r1, r8, asr r8 @ │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xf8c922c4 │ │ │ │ stmdblt r3!, {sp} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bcs 15ff5c <__read_chk@plt+0xfab88> │ │ │ │ + bcs 15feec <__read_chk@plt+0xfab18> │ │ │ │ movwcs sp, #4156 @ 0x103c │ │ │ │ strb r9, [r0, -r5, lsl #6] │ │ │ │ strble r0, [r0, #-929] @ 0xfffffc5f │ │ │ │ @ instruction: 0xf8584bde │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strbpl pc, [r6], r6, lsl #10 @ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf8d9af4d │ │ │ │ - blcs 1002ac <__read_chk@plt+0x9aed8> │ │ │ │ + blcs 10023c <__read_chk@plt+0x9ae68> │ │ │ │ svcge 0x0048f47f │ │ │ │ - blcs 10ea80 <__read_chk@plt+0xa96ac> │ │ │ │ + blcs 10ea10 <__read_chk@plt+0xa963c> │ │ │ │ svcge 0x0044f43f │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ svcge 0x0040f43f │ │ │ │ ldrbtmi r4, [r8], #-2267 @ 0xfffff725 │ │ │ │ - mcr 7, 5, pc, cr6, cr0, {3} @ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr14, cr0, {3} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ ldmibmi r9, {r0, r3, r4, r5, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7704479 │ │ │ │ - strtmi lr, [r3], -r8, ror #23 │ │ │ │ + strtmi lr, [r3], -r0, lsr #24 │ │ │ │ cmncs r4, r2, lsl #12 │ │ │ │ @ instruction: 0xf7fe4648 │ │ │ │ andcs pc, r7, #6080 @ 0x17c0 │ │ │ │ andcs r4, r4, fp, asr #12 │ │ │ │ @ instruction: 0xf00f4611 │ │ │ │ str pc, [r5, -r3, asr #21]! │ │ │ │ adcseq pc, ip, #14090240 @ 0xd70000 │ │ │ │ @@ -146380,15 +146352,15 @@ │ │ │ │ adchi pc, r2, r0, asr #2 │ │ │ │ @ instruction: 0xf8584bbc │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strbpl pc, [r7], r6, lsl #10 @ │ │ │ │ - bcs 101b5c <__read_chk@plt+0x9c788> │ │ │ │ + bcs 101aec <__read_chk@plt+0x9c718> │ │ │ │ @ instruction: 0xe707d1bb │ │ │ │ andcs r4, sl, #197632 @ 0x30400 │ │ │ │ andcs r2, r4, r7, lsl #2 │ │ │ │ @ instruction: 0xf00f447b │ │ │ │ @ instruction: 0xe773fa9f │ │ │ │ @ instruction: 0xf0b24620 │ │ │ │ @ instruction: 0xe76ffab9 │ │ │ │ @@ -146397,26 +146369,26 @@ │ │ │ │ svcge 0x0025f47f │ │ │ │ strmi r4, [r1], -fp, lsr #23 │ │ │ │ ldrdhi pc, [ip], -sp @ │ │ │ │ andhi pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x33b4f8d3 │ │ │ │ - blmi fede091c <__read_chk@plt+0xfed7b548> │ │ │ │ + blmi fede08ac <__read_chk@plt+0xfed7b4d8> │ │ │ │ andls r2, r5, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx fe1303b8 <__read_chk@plt+0xfe0cafe4> │ │ │ │ + blx fe130348 <__read_chk@plt+0xfe0caf74> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf5039905 │ │ │ │ @ instruction: 0xf8c35340 │ │ │ │ @ instruction: 0xf02413b4 │ │ │ │ tstls r5, pc, ror r0 │ │ │ │ rscseq pc, pc, r0, lsr #32 │ │ │ │ andseq pc, r0, r0, asr #32 │ │ │ │ - blx fe4b0664 <__read_chk@plt+0xfe44b290> │ │ │ │ + blx fe4b05f4 <__read_chk@plt+0xfe44b220> │ │ │ │ strle r0, [r9, #-869]! @ 0xfffffc9b │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmibvs sl, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ vldrle s4, [r3, #-0] │ │ │ │ strmi r2, [r9], r0, lsl #10 │ │ │ │ @ instruction: 0xf8536a1b │ │ │ │ teqlt r6, r5, lsr #32 │ │ │ │ @@ -146429,24 +146401,24 @@ │ │ │ │ strbmi sp, [r9], -lr, ror #25 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf0d19105 │ │ │ │ cmpplt r8, r3, asr #18 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf93cf0d1 │ │ │ │ - blcs 30f1fc <__read_chk@plt+0x2a9e28> │ │ │ │ + blcs 30f18c <__read_chk@plt+0x2a9db8> │ │ │ │ sbchi pc, r5, r0 │ │ │ │ @ instruction: 0xf0b22001 │ │ │ │ @ instruction: 0xf0b3fc71 │ │ │ │ @ instruction: 0xf0aff821 │ │ │ │ teqplt r8, pc, ror #26 @ p-variant is OBSOLETE │ │ │ │ stc2l 0, cr15, [ip, #-700]! @ 0xfffffd44 │ │ │ │ @ instruction: 0x11aff240 │ │ │ │ andcs r4, r0, r2, lsl #12 │ │ │ │ - blx f30840 <__read_chk@plt+0xecb46c> │ │ │ │ + @ instruction: 0xf9e0f10b │ │ │ │ @ instruction: 0xf10003a0 │ │ │ │ @ instruction: 0x032180a3 │ │ │ │ addshi pc, sp, r0, lsl #2 │ │ │ │ @ instruction: 0xf57f02e2 │ │ │ │ @ instruction: 0xf092af01 │ │ │ │ @ instruction: 0xf8d8fc87 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ @@ -146463,81 +146435,81 @@ │ │ │ │ ldrle r0, [r0, #-806]! @ 0xfffffcda │ │ │ │ @ instruction: 0xf8584b69 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strbpl pc, [r0], r6, lsl #10 @ │ │ │ │ - bcs 101cb8 <__read_chk@plt+0x9c8e4> │ │ │ │ + bcs 101c48 <__read_chk@plt+0x9c874> │ │ │ │ svcge 0x0015f47f │ │ │ │ - bmi 1d2de00 <__read_chk@plt+0x1cc8a2c> │ │ │ │ + bmi 1d2dd90 <__read_chk@plt+0x1cc89bc> │ │ │ │ ldrbtmi r4, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorslt sp, r1, r3, ror r1 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - bllt fe7b05fc <__read_chk@plt+0xfe74b228> │ │ │ │ + bllt fe7b058c <__read_chk@plt+0xfe74b1b8> │ │ │ │ @ instruction: 0xf8584b59 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strbpl pc, [r3], r6, lsl #10 @ │ │ │ │ - bcs 101cd8 <__read_chk@plt+0x9c904> │ │ │ │ + bcs 101c68 <__read_chk@plt+0x9c894> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr5, cr15, {3} │ │ │ │ @ instruction: 0xf414e640 │ │ │ │ eorsle r1, sp, r0, lsl #6 │ │ │ │ @ instruction: 0xf8584b4f │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbvs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ strbpl pc, [r8], r6, lsl #10 @ │ │ │ │ - bcs 101d40 <__read_chk@plt+0x9c96c> │ │ │ │ + bcs 101cd0 <__read_chk@plt+0x9c8fc> │ │ │ │ mcrge 4, 7, pc, cr1, cr15, {3} @ │ │ │ │ @ instruction: 0xf897e62c │ │ │ │ @ instruction: 0x463420f4 │ │ │ │ @ instruction: 0x46204955 │ │ │ │ nopeq {66} @ 0x42 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0xf8cb9e0a │ │ │ │ @ instruction: 0xf7704028 │ │ │ │ - andcs lr, r5, #212, 20 @ 0xd4000 │ │ │ │ + andcs lr, r5, #12, 22 @ 0x3000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00f2004 │ │ │ │ stmdbmi sp, {r0, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7704479 │ │ │ │ - strmi lr, [r3], -r8, asr #21 │ │ │ │ + strmi lr, [r3], -r0, lsl #22 │ │ │ │ ldmdavs r0!, {r1, r2, r7, r8, ip, sp, pc} │ │ │ │ ldrmi r2, [r1], -r5, lsl #4 │ │ │ │ andcs r9, r4, r0 │ │ │ │ cdp2 0, 11, cr15, cr4, cr13, {6} │ │ │ │ cmnlt sl, r2, lsr r8 │ │ │ │ andcs r4, r1, r5, asr #18 │ │ │ │ @ instruction: 0xf0ee4479 │ │ │ │ - ldrbt pc, [sp], -r9, lsr #26 @ │ │ │ │ + @ instruction: 0xe67dfcd1 │ │ │ │ ldrb r4, [sp, #1566]! @ 0x61e │ │ │ │ andcs r4, r5, #16896 @ 0x4200 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ strls r4, [r0], #-1148 @ 0xfffffb84 │ │ │ │ cdp2 0, 10, cr15, cr2, cr13, {6} │ │ │ │ ldrbtmi r4, [sl], #-2623 @ 0xfffff5c1 │ │ │ │ @ instruction: 0xf0b6e7ec │ │ │ │ ldrb pc, [pc, -r3, lsl #23] @ │ │ │ │ stc2l 0, cr15, [r6], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d8af58 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ - blx fec30772 <__read_chk@plt+0xfebcb39e> │ │ │ │ + blx fec30702 <__read_chk@plt+0xfebcb32e> │ │ │ │ @ instruction: 0xf770e74f │ │ │ │ - @ instruction: 0xf8d8ea20 │ │ │ │ + @ instruction: 0xf8d8ea58 │ │ │ │ @ instruction: 0xf8d33000 │ │ │ │ @ instruction: 0x463060bc │ │ │ │ @ instruction: 0xf86cf0d1 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8d34605 │ │ │ │ @ instruction: 0xf0d100bc │ │ │ │ stmdbls r5, {r0, r2, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @@ -146558,40 +146530,40 @@ │ │ │ │ strmi r0, [fp], -r1, lsl #2 │ │ │ │ strtmi r4, [r9], -sl, asr #12 │ │ │ │ strcs r4, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ @ instruction: 0xf0cc9500 │ │ │ │ str pc, [r5, -r3, asr #29] │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svclt 0x0000e7e0 │ │ │ │ - eorseq sl, r2, ip, ror #15 │ │ │ │ + eorseq sl, r2, ip, asr r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, r6, r6, lsr #28 │ │ │ │ - eorseq sl, r2, r4, asr #15 │ │ │ │ + andseq lr, r6, sl, lsr sp │ │ │ │ + eorseq sl, r2, r4, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0016edde │ │ │ │ - @ instruction: 0x001ec5f8 │ │ │ │ - andseq lr, r6, r6, asr #27 │ │ │ │ - eoreq r7, fp, ip, asr #15 │ │ │ │ - @ instruction: 0x0016edba │ │ │ │ - eorseq r9, r8, r6, asr r9 │ │ │ │ - @ instruction: 0x0016edbc │ │ │ │ - andseq r8, r5, r8, asr r6 │ │ │ │ - ldrhteq r9, [r8], -r8 │ │ │ │ - eorseq sl, r2, r4, asr #12 │ │ │ │ - andseq sp, r5, sl, ror #26 │ │ │ │ - andseq lr, r6, r0, lsl ip │ │ │ │ - andseq lr, r6, r8, lsr #26 │ │ │ │ - @ instruction: 0x0016ecd2 │ │ │ │ - eorseq sl, r2, r2, lsl #8 │ │ │ │ - andseq lr, r6, r2, ror #20 │ │ │ │ - andseq lr, r6, r8, ror sl │ │ │ │ - mulseq r6, r8, sl │ │ │ │ - andseq r1, sl, r8, ror r3 │ │ │ │ - andseq r1, sl, lr, ror #6 │ │ │ │ + @ instruction: 0x0016ecf2 │ │ │ │ + andseq ip, lr, ip, lsl #10 │ │ │ │ + @ instruction: 0x0016ecda │ │ │ │ + ldrdeq r7, [fp], -r0 @ │ │ │ │ + andseq lr, r6, lr, asr #25 │ │ │ │ + eorseq r9, r8, r6, asr #19 │ │ │ │ + @ instruction: 0x0016ecd0 │ │ │ │ + andseq r8, r5, r0, lsr #11 │ │ │ │ + eorseq r9, r8, r8, lsr #18 │ │ │ │ + ldrhteq sl, [r2], -r4 │ │ │ │ + andseq sp, r5, lr, ror ip │ │ │ │ + andseq lr, r6, r4, lsr #22 │ │ │ │ + andseq lr, r6, ip, lsr ip │ │ │ │ + andseq lr, r6, r6, ror #23 │ │ │ │ + eorseq sl, r2, r2, ror r4 │ │ │ │ + andseq lr, r6, r6, ror r9 │ │ │ │ + andseq lr, r6, ip, lsl #19 │ │ │ │ + andseq lr, r6, ip, lsr #19 │ │ │ │ + andseq r1, sl, ip, lsl #5 │ │ │ │ + andseq r1, sl, r2, lsl #5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0010f8cc │ │ │ │ ldmdbmi pc!, {r1, r2, r3, r9, sl, lr} @ │ │ │ │ adcslt r4, r5, pc, lsr fp │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ @@ -146603,72 +146575,72 @@ │ │ │ │ streq pc, [r1], #-20 @ 0xffffffec │ │ │ │ ldmdbmi r9!, {r0, r2, r3, r4, r6, r8, ip, lr, pc} │ │ │ │ ldmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r7], -r5, lsl #12 │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf5054620 │ │ │ │ @ instruction: 0xf7705540 │ │ │ │ - ldrtmi lr, [fp], -r4, lsl #20 │ │ │ │ + @ instruction: 0x463bea3c │ │ │ │ cmpcs r0, r2, lsl #12 │ │ │ │ @ instruction: 0xf7fe4640 │ │ │ │ ldmdavs r3!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r9, sp}^ │ │ │ │ movwhi lr, #6605 @ 0x19cd │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ strbmi r4, [r0], -sp, lsr #22 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ - stc 7, cr15, [r2], {112} @ 0x70 │ │ │ │ + ldc 7, cr15, [sl], #-448 @ 0xfffffe40 │ │ │ │ smlalsne pc, r4, r5, r8 @ │ │ │ │ rsbcs r4, lr, #41984 @ 0xa400 │ │ │ │ tstpeq r4, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ sbcmi pc, fp, sp, lsl #17 │ │ │ │ rscsne pc, r4, r5, lsl #17 │ │ │ │ ldrmi r4, [r1], -r0, asr #12 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf7eb9305 │ │ │ │ ldmdacs r9!, {r0, r2, r4, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmdbmi r0!, {r0, r3, r4, ip, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7704479 │ │ │ │ - andcs lr, r3, #3440640 @ 0x348000 │ │ │ │ + andcs lr, r3, #40960 @ 0xa000 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00f2004 │ │ │ │ @ instruction: 0x2000f8b3 │ │ │ │ - blmi 606f84 <__read_chk@plt+0x5a1bb0> │ │ │ │ + blmi 606f14 <__read_chk@plt+0x5a1b40> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls dce78c <__read_chk@plt+0xd693b8> │ │ │ │ + blls dce71c <__read_chk@plt+0xd69348> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ pop {r0, r2, r4, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf89583f0 │ │ │ │ @ instruction: 0x463030f4 │ │ │ │ @ instruction: 0xf0434639 │ │ │ │ @ instruction: 0xf8850310 │ │ │ │ @ instruction: 0xf7ff30f4 │ │ │ │ @ instruction: 0x4640fabd │ │ │ │ stmdbmi pc, {r1, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7704479 │ │ │ │ - andcs lr, r3, #172, 18 @ 0x2b0000 │ │ │ │ + andcs lr, r3, #228, 18 @ 0x390000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf00f2004 │ │ │ │ ldrb pc, [r8, sp, lsl #17] @ │ │ │ │ - stmdb sl!, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sl, r2, r4, lsl r2 │ │ │ │ + stmdb r2!, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq sl, r2, r4, lsl #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, lr, lsl #4 │ │ │ │ - andseq lr, r6, r8, lsl #20 │ │ │ │ - @ instruction: 0x0016e9f4 │ │ │ │ + eorseq sl, r2, lr, ror r2 │ │ │ │ + andseq lr, r6, ip, lsl r9 │ │ │ │ + andseq lr, r6, r8, lsl #18 │ │ │ │ andeq r1, r0, r0, lsl r5 │ │ │ │ - andseq lr, r6, r0, asr #19 │ │ │ │ - eorseq sl, r2, r8, ror #2 │ │ │ │ - andseq lr, r6, r4, lsr r9 │ │ │ │ + @ instruction: 0x0016e8d4 │ │ │ │ + ldrsbteq sl, [r2], -r8 │ │ │ │ + andseq lr, r6, r8, asr #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 15, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0xf8df4690 │ │ │ │ @@ -146682,27 +146654,27 @@ │ │ │ │ @ instruction: 0x96d0f8df │ │ │ │ ldmdavs fp, {r2, sp} │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ ldrbtmi r1, [r9], #1736 @ 0x6c8 │ │ │ │ ldrbtmi r2, [r9], #-1792 @ 0xfffff900 │ │ │ │ stclvc 8, cr15, [r4], {68} @ 0x44 │ │ │ │ - blx ff6b0b9e <__read_chk@plt+0xff64b7ca> │ │ │ │ + blx 20b0b2e <__read_chk@plt+0x204b75a> │ │ │ │ @ instruction: 0xf8d6b38e │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ andsle r0, r5, r0, lsl #30 │ │ │ │ @ instruction: 0xf85b6873 │ │ │ │ adcsmi r3, fp, #35 @ 0x23 │ │ │ │ ldmdbvs r1!, {r0, r3, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ ldrsbteq pc, [ip], r5 @ │ │ │ │ - bvs da0ca8 <__read_chk@plt+0xd3b8d4> │ │ │ │ + bvs da0c38 <__read_chk@plt+0xd3b864> │ │ │ │ svclt 0x00cc4293 │ │ │ │ @ instruction: 0xf8514639 │ │ │ │ andcs r1, r0, #35 @ 0x23 │ │ │ │ - blx fe730b50 <__read_chk@plt+0xfe6cb77c> │ │ │ │ + blx fe730ae0 <__read_chk@plt+0xfe6cb70c> │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ rschi pc, r3, #0 │ │ │ │ msreq SPSR_xc, #168, 2 @ 0x2a │ │ │ │ ldmdale r6, {r4, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ andseq r0, r5, r3, ror #4 │ │ │ │ subeq r0, r9, #21 │ │ │ │ @@ -146730,114 +146702,114 @@ │ │ │ │ @ instruction: 0xf8593620 │ │ │ │ vst4.8 {d26-d29}, [pc], r3 │ │ │ │ movwls r1, #13184 @ 0x3380 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbcscc pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blcs 15508c <__read_chk@plt+0xefcb8> │ │ │ │ - blls 1e8cb4 <__read_chk@plt+0x1838e0> │ │ │ │ + blcs 15501c <__read_chk@plt+0xefc48> │ │ │ │ + blls 1e8c44 <__read_chk@plt+0x183870> │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ - blge 5994bc <__read_chk@plt+0x5340e8> │ │ │ │ - blge 4194cc <__read_chk@plt+0x3b40f8> │ │ │ │ + blge 59944c <__read_chk@plt+0x534078> │ │ │ │ + blge 41945c <__read_chk@plt+0x3b4088> │ │ │ │ ldrmi r9, [r9], -r3, lsl #16 │ │ │ │ @ instruction: 0xf0b29307 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ eorhi pc, lr, #0 │ │ │ │ andscs r9, ip, r3, lsl #22 │ │ │ │ movwvc pc, #67 @ 0x43 @ │ │ │ │ @ instruction: 0xf0f59305 │ │ │ │ - tstpcs r0, fp, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + ldrdcs pc, [r0, -r3] │ │ │ │ stcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ subvs r6, r1, r1 │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ sbcvs r6, r1, r1, lsl #1 │ │ │ │ cmpvs r1, r1, lsl #2 │ │ │ │ adccs r6, r0, r1, lsl #3 │ │ │ │ @ instruction: 0xf0f59304 │ │ │ │ - blls 233560 <__read_chk@plt+0x1ce18c> │ │ │ │ + blls 233390 <__read_chk@plt+0x1cdfbc> │ │ │ │ adccs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf8546018 │ │ │ │ ldmdavs r8, {r3, r6, r7, sl, fp, ip, sp} │ │ │ │ - ldc 7, cr15, [sl, #444] @ 0x1bc │ │ │ │ + ldcl 7, cr15, [r2, #444] @ 0x1bc │ │ │ │ svceq 0x0000f1bb │ │ │ │ eorshi pc, pc, #0 │ │ │ │ ldrdeq pc, [r0], -fp @ │ │ │ │ @ instruction: 0xf854b138 │ │ │ │ ldmdavs fp, {r3, r6, r7, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf7f19304 │ │ │ │ - blls 233ea4 <__read_chk@plt+0x1cead0> │ │ │ │ + blls 233e34 <__read_chk@plt+0x1cea60> │ │ │ │ @ instruction: 0xf8db6098 │ │ │ │ teqlt r8, r0, lsl r0 │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ movwls r6, #18459 @ 0x481b │ │ │ │ ldc2l 7, cr15, [r6, #-964] @ 0xfffffc3c │ │ │ │ sbcsvs r9, r8, r4, lsl #22 │ │ │ │ ldrdeq pc, [r4], -fp @ │ │ │ │ @ instruction: 0xf854b138 │ │ │ │ ldmdavs fp, {r3, r6, r7, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf7f19304 │ │ │ │ - blls 233e78 <__read_chk@plt+0x1ceaa4> │ │ │ │ + blls 233e08 <__read_chk@plt+0x1cea34> │ │ │ │ @ instruction: 0xf8db6158 │ │ │ │ cmnlt r8, r4, lsl r0 │ │ │ │ @ instruction: 0x1010f8db │ │ │ │ @ instruction: 0xf045b121 │ │ │ │ stmdblt r8, {r0, r3, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x0014f8db │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ movwls r6, #18459 @ 0x481b │ │ │ │ ldc2 7, cr15, [r8, #-964]! @ 0xfffffc3c │ │ │ │ tstvs r8, r4, lsl #22 │ │ │ │ ldrsbteq pc, [r4], -fp @ │ │ │ │ @ instruction: 0xf854b138 │ │ │ │ ldmdavs fp, {r3, r6, r7, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf0a99304 │ │ │ │ - blls 233494 <__read_chk@plt+0x1ce0c0> │ │ │ │ + blls 233424 <__read_chk@plt+0x1ce050> │ │ │ │ @ instruction: 0xf8db6218 │ │ │ │ - blge 374a00 <__read_chk@plt+0x30f62c> │ │ │ │ + blge 374990 <__read_chk@plt+0x30f5bc> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x461981f8 │ │ │ │ ldrmi r9, [pc], -r4, lsl #6 │ │ │ │ @ instruction: 0xf8442300 │ │ │ │ @ instruction: 0xf1043cbc │ │ │ │ - @ instruction: 0xf854fc6b │ │ │ │ + @ instruction: 0xf854fc13 │ │ │ │ teqlt r0, r0, asr #25 │ │ │ │ ldc2 0, cr15, [r2, #672]! @ 0x2a0 │ │ │ │ ldceq 8, cr15, [ip], #272 @ 0x110 │ │ │ │ @ instruction: 0xf0f54638 │ │ │ │ - @ instruction: 0xf854f93f │ │ │ │ + @ instruction: 0xf854f8e7 │ │ │ │ strhlt r0, [r0, #-204]! @ 0xffffff34 │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ - blx fe930c70 <__read_chk@plt+0xfe8cb89c> │ │ │ │ + blx fe930c00 <__read_chk@plt+0xfe8cb82c> │ │ │ │ @ instruction: 0xf8cb9b06 │ │ │ │ @ instruction: 0xf1a30024 │ │ │ │ @ instruction: 0xf0f5001c │ │ │ │ - @ instruction: 0xf8d5f92f │ │ │ │ + @ instruction: 0xf8d5f8d7 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7} │ │ │ │ orrshi pc, r2, r0 │ │ │ │ strbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-2176 @ 0xfffff780 │ │ │ │ cdp2 0, 6, cr15, cr10, cr7, {5} │ │ │ │ @ instruction: 0xf8d54603 │ │ │ │ - blcs f4ce8 <__read_chk@plt+0x8f914> │ │ │ │ + blcs f4c78 <__read_chk@plt+0x8f8a4> │ │ │ │ orrhi pc, r6, r0 │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ ldmdavs fp, {r0, r9, sp} │ │ │ │ @ instruction: 0xf04f641a │ │ │ │ movwcs r7, #256 @ 0x100 │ │ │ │ svccc 0x00f8f884 │ │ │ │ stccc 8, cr15, [r8], {4} │ │ │ │ @ instruction: 0xff70f0cf │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdbvs r9!, {r0, r3, r5, r7, r8, pc} │ │ │ │ @ instruction: 0xf8b1b121 │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ @ instruction: 0x81b2f100 │ │ │ │ - bleq ff270e44 <__read_chk@plt+0xff20ba70> │ │ │ │ + bleq ff270dd4 <__read_chk@plt+0xff20ba00> │ │ │ │ @ instruction: 0xf1a4465a │ │ │ │ ldrbmi r0, [r8], -r8, lsl #22 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xff52f05e │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8dd8177 │ │ │ │ @@ -146863,16 +146835,16 @@ │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ smlalscc pc, sp, r5, r8 @ │ │ │ │ ldrle r0, [r0, #-1695] @ 0xfffff961 │ │ │ │ cmnlt r3, r3, ror #16 │ │ │ │ cmnlt r3, fp, asr r8 │ │ │ │ strne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ - @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r7, #1000 @ 0x3e8 │ │ │ │ + @ instruction: 0xf7704479 │ │ │ │ + andcs lr, r7, #3276800 @ 0x320000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2005 │ │ │ │ svcls 0x0003fedb │ │ │ │ stmcc r0, {r0, r1, r2, r4, sl, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r1, r3, r4, ip, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8ddb1b3 │ │ │ │ @@ -146885,96 +146857,96 @@ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81bcf000 │ │ │ │ @ instruction: 0xf0aa4658 │ │ │ │ stmdacs r0, {r0, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strls sp, [r3, -pc, ror #3] │ │ │ │ @ instruction: 0xf0a89805 │ │ │ │ eorcs pc, r0, r5, lsr sp @ │ │ │ │ - blx 430ee4 <__read_chk@plt+0x3cbb10> │ │ │ │ + @ instruction: 0xf9b4f0f5 │ │ │ │ movwcs r4, #2793 @ 0xae9 │ │ │ │ addvs r6, r3, r3, asr #32 │ │ │ │ smlabtvs r3, r3, r0, r6 │ │ │ │ orrvs r6, r3, r3, asr #2 │ │ │ │ movwcs r6, #4547 @ 0x11c3 │ │ │ │ @ instruction: 0xf8596003 │ │ │ │ ldmdavs fp, {r1, ip, sp} │ │ │ │ ldmdavs r3, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0417911 │ │ │ │ tstvc r1, r1, lsl #2 │ │ │ │ strmi lr, [r1], #-2496 @ 0xfffff640 │ │ │ │ - blcs 10cdc0 <__read_chk@plt+0xa79ec> │ │ │ │ + blcs 10cd50 <__read_chk@plt+0xa797c> │ │ │ │ teqphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdals r5, {r4, sp, lr} │ │ │ │ @ instruction: 0xf8a6f0ae │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf1b8d174 │ │ │ │ andsle r0, r3, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x33b4f8d3 │ │ │ │ - blmi ff6610f4 <__read_chk@plt+0xff5fbd20> │ │ │ │ + blmi ff661084 <__read_chk@plt+0xff5fbcb0> │ │ │ │ andcs r4, r3, #1048576 @ 0x100000 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ cdp2 0, 8, cr15, cr4, cr14, {0} │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x43b4f8c3 │ │ │ │ @ instruction: 0xf0479f03 │ │ │ │ @ instruction: 0xf0407000 │ │ │ │ @ instruction: 0xf0b10010 │ │ │ │ - blls 2b45e4 <__read_chk@plt+0x24f210> │ │ │ │ + blls 2b4574 <__read_chk@plt+0x24f1a0> │ │ │ │ teqcs ip, fp, asr #21 │ │ │ │ stmdaeq r8, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r9, [sl], #-2821 @ 0xfffff4fb │ │ │ │ @ instruction: 0xf7fe4640 │ │ │ │ andcs pc, r4, r3, lsl #18 │ │ │ │ andcs r4, r3, #70254592 @ 0x4300000 │ │ │ │ @ instruction: 0xf00e2100 │ │ │ │ cmnpeq r8, #1648 @ p-variant is OBSOLETE @ 0x670 │ │ │ │ @ instruction: 0xf8dad527 │ │ │ │ ldmibvs sl, {ip, sp}^ │ │ │ │ vldrle s4, [r3, #-0] │ │ │ │ - bvs 7c6660 <__read_chk@plt+0x76128c> │ │ │ │ + bvs 7c65f0 <__read_chk@plt+0x76121c> │ │ │ │ eorpl pc, r4, r3, asr r8 @ │ │ │ │ @ instruction: 0x4628b135 │ │ │ │ ldc2 0, cr15, [r6], {164} @ 0xa4 │ │ │ │ tstcs r0, r8, lsr #12 │ │ │ │ @ instruction: 0xf87ef07e │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmibvs sl, {r0, sl, ip, sp}^ │ │ │ │ stclle 2, cr4, [lr], #648 @ 0x288 │ │ │ │ strls r4, [r3, -r5, asr #12] │ │ │ │ - blvs feda11a0 <__read_chk@plt+0xfed3bdcc> │ │ │ │ + blvs feda1130 <__read_chk@plt+0xfed3bd5c> │ │ │ │ tstle sl, r8, lsl #20 │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf8962101 │ │ │ │ tstls r0, ip, lsr r0 │ │ │ │ @ instruction: 0xf0034631 │ │ │ │ @ instruction: 0xf0cc0301 │ │ │ │ - blls 1f3ad8 <__read_chk@plt+0x18e704> │ │ │ │ + blls 1f3a68 <__read_chk@plt+0x18e694> │ │ │ │ strcs pc, [r0], #-1043 @ 0xfffffbed │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0b22001 │ │ │ │ @ instruction: 0xf0b2f865 │ │ │ │ @ instruction: 0xf0affc15 │ │ │ │ teqplt r8, r3, ror #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf960f0af │ │ │ │ @ instruction: 0x11aff240 │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ - cdp2 1, 2, cr15, cr12, cr10, {0} │ │ │ │ + ldc2l 1, cr15, [r4, #40] @ 0x28 │ │ │ │ orrseq r9, r9, #3072 @ 0xc00 │ │ │ │ sbchi pc, sl, r0, lsl #2 │ │ │ │ sbcseq r9, sl, #3072 @ 0xc00 │ │ │ │ rscshi pc, r2, r0, lsl #2 │ │ │ │ @ instruction: 0xf1a39b04 │ │ │ │ @ instruction: 0xf0b10008 │ │ │ │ @ instruction: 0xf895fd37 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8850320 │ │ │ │ - bmi fe801024 <__read_chk@plt+0xfe79bc50> │ │ │ │ + bmi fe800fb4 <__read_chk@plt+0xfe79bbe0> │ │ │ │ orrpl pc, r7, sp, lsl #10 │ │ │ │ smlabbcc r4, lr, fp, r4 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d810e │ │ │ │ @@ -146983,52 +146955,52 @@ │ │ │ │ @ instruction: 0xf8594b8a │ │ │ │ vst4.8 {d26-d29}, [pc], r3 │ │ │ │ movwls r3, #13184 @ 0x3380 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccc pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 1e04b0 <__read_chk@plt+0x17b0dc> │ │ │ │ + blls 1e0440 <__read_chk@plt+0x17b06c> │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ str r9, [r6], -r3, lsl #6 │ │ │ │ @ instruction: 0xf8594b80 │ │ │ │ vst4.8 {d26-d29}, [pc], r3 │ │ │ │ movwls r2, #13184 @ 0x3380 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbccc pc, ip, #13828096 @ 0xd30000 │ │ │ │ - blmi 1fae47c <__read_chk@plt+0x1f490a8> │ │ │ │ + blmi 1fae40c <__read_chk@plt+0x1f49038> │ │ │ │ andge pc, r3, r9, asr r8 @ │ │ │ │ movwcs pc, #1103 @ 0x44f @ │ │ │ │ @ instruction: 0xf8da9303 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ strb r3, [r3, #720]! @ 0x2d0 │ │ │ │ @ instruction: 0xf8594b73 │ │ │ │ vst4.8 {d26-d29}, [pc], r3 │ │ │ │ movwls r3, #13056 @ 0x3300 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbcscc pc, r4, #13828096 @ 0xd30000 │ │ │ │ - blmi 1c6e448 <__read_chk@plt+0x1c09074> │ │ │ │ + blmi 1c6e3d8 <__read_chk@plt+0x1c09004> │ │ │ │ andge pc, r3, r9, asr r8 @ │ │ │ │ movwne pc, #1103 @ 0x44f @ │ │ │ │ @ instruction: 0xf8da9303 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ strb r3, [r9, #732] @ 0x2dc │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ ldmdavs fp, {r1, r9, sp} │ │ │ │ @ instruction: 0xe678641a │ │ │ │ @ instruction: 0xf5052000 │ │ │ │ @ instruction: 0xf08a5540 │ │ │ │ str pc, [sp, r7, asr #29] │ │ │ │ andcs r4, r5, #1720320 @ 0x1a4000 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r7, #3104 @ 0xc20 │ │ │ │ + andcs lr, r7, #4000 @ 0xfa0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2004 │ │ │ │ str pc, [ip, r3, lsr #27] │ │ │ │ @ instruction: 0xf0a84658 │ │ │ │ @ instruction: 0xf844fc03 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7, sl, fp} │ │ │ │ mcrge 4, 4, pc, cr1, cr15, {1} @ │ │ │ │ @@ -147037,47 +147009,47 @@ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ movwcs fp, #16132 @ 0x3f04 │ │ │ │ subcc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf8d6f0a9 │ │ │ │ @ instruction: 0xf8cb9b06 │ │ │ │ @ instruction: 0xf1a30044 │ │ │ │ @ instruction: 0xf0f4001c │ │ │ │ - strbt pc, [ip], -r5, ror #30 @ │ │ │ │ + strbt pc, [ip], -sp, lsl #30 @ │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ - bleq 331408 <__read_chk@plt+0x2cc034> │ │ │ │ + bleq 331398 <__read_chk@plt+0x2cbfc4> │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x31244658 │ │ │ │ - ldmib r4, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib ip, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwls lr, #18012 @ 0x465c │ │ │ │ - blge 3ae628 <__read_chk@plt+0x349254> │ │ │ │ + blge 3ae5b8 <__read_chk@plt+0x3491e4> │ │ │ │ strt r9, [r4], -r4, lsl #6 │ │ │ │ @ instruction: 0xf105680b │ │ │ │ strmi r0, [r2], -r5, asr #23 │ │ │ │ ldmdbvs r9, {r3, r4, r6, r9, sl, lr}^ │ │ │ │ ldc2 0, cr15, [r8, #484] @ 0x1e4 │ │ │ │ eorsle r2, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xf1a44659 │ │ │ │ @ instruction: 0xf44f0b08 │ │ │ │ ldrbmi r5, [r8], -r0, lsl #5 │ │ │ │ - ldmdb ip!, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4!, {r4, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svcls 0x0003e644 │ │ │ │ ldmibvs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0x97036190 │ │ │ │ ldrt r6, [lr], r2, asr #3 │ │ │ │ @ instruction: 0xf832f03f │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8daaf31 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ @ instruction: 0xff78f07d │ │ │ │ ldmdbmi sl!, {r3, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 6, cr15, cr0, cr15, {3} │ │ │ │ - bmi b472d0 <__read_chk@plt+0xae1efc> │ │ │ │ + cdp 7, 9, cr15, cr8, cr15, {3} │ │ │ │ + bmi b47260 <__read_chk@plt+0xae1e8c> │ │ │ │ ldrbtmi r4, [r9], #-1539 @ 0xfffff9fd │ │ │ │ addpl pc, r7, sp, lsl #10 │ │ │ │ stmpl sl, {r2, ip, sp} │ │ │ │ stmdavs r2, {r0, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ mrsle r0, (UNDEF: 96) │ │ │ │ tstcs r3, r7, lsl #4 │ │ │ │ @@ -147094,48 +147066,48 @@ │ │ │ │ mlascc ip, r6, r8, pc @ │ │ │ │ @ instruction: 0xf53f079b │ │ │ │ strdcs sl, [r1], -pc @ │ │ │ │ cdp2 0, 7, cr15, cr4, cr12, {6} │ │ │ │ @ instruction: 0xf0b5e6fa │ │ │ │ andcs pc, r1, sp, lsl #30 │ │ │ │ @ instruction: 0xff46f0b1 │ │ │ │ - blx ffeb111c <__read_chk@plt+0xffe4bd48> │ │ │ │ + blx ffeb10ac <__read_chk@plt+0xffe4bcd8> │ │ │ │ @ instruction: 0xf844f0af │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf0afaeeb │ │ │ │ vtst.8 d31, d0, d31 │ │ │ │ strmi r1, [r2], -pc, lsr #3 │ │ │ │ @ instruction: 0xf10a2000 │ │ │ │ - strbt pc, [r1], fp, lsl #26 @ │ │ │ │ + @ instruction: 0xe6e1fcb3 │ │ │ │ andcs r4, r5, #24, 18 @ 0x60000 │ │ │ │ ldrbtmi r9, [r9], #-1795 @ 0xfffff8fd │ │ │ │ - cdp 7, 1, cr15, cr8, cr15, {3} │ │ │ │ + cdp 7, 5, cr15, cr0, cr15, {3} │ │ │ │ strmi r2, [r3], -r7, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ ldc2l 0, cr15, [sl], #56 @ 0x38 │ │ │ │ @ instruction: 0xf76fe63c │ │ │ │ - svclt 0x0000ed98 │ │ │ │ - ldrsbteq sl, [r2], -r2 │ │ │ │ + svclt 0x0000edd0 │ │ │ │ + eorseq sl, r2, r2, asr #2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r2, lr, lsr #1 │ │ │ │ - @ instruction: 0x0016e8fe │ │ │ │ - eorseq sl, r2, r4, lsr #32 │ │ │ │ + eorseq sl, r2, lr, lsl r1 │ │ │ │ + andseq lr, r6, r2, lsl r8 │ │ │ │ + mlaseq r2, r4, r0, sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sl, r8, r2, lsl #12 │ │ │ │ - andseq lr, r6, ip, asr #13 │ │ │ │ + andseq sl, r8, r6, lsl r5 │ │ │ │ + andseq lr, r6, r0, ror #11 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - andseq lr, r6, r4, lsl #13 │ │ │ │ + mulseq r6, r8, r5 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x0016e4da │ │ │ │ - andseq lr, r6, lr, lsl r6 │ │ │ │ - eorseq r9, r2, r8, lsr #24 │ │ │ │ - andseq lr, r6, ip, ror #7 │ │ │ │ - andseq lr, r6, r2, lsl #6 │ │ │ │ - mlaseq r2, r2, sl, r9 │ │ │ │ - andseq lr, r6, r6, lsl #6 │ │ │ │ + andseq lr, r6, lr, ror #7 │ │ │ │ + andseq lr, r6, r2, lsr r5 │ │ │ │ + mlaseq r2, r8, ip, r9 │ │ │ │ + andseq lr, r6, r0, lsl #6 │ │ │ │ + andseq lr, r6, r6, lsl r2 │ │ │ │ + eorseq r9, r2, r2, lsl #22 │ │ │ │ + andseq lr, r6, sl, lsl r2 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0060f8cc │ │ │ │ ldrmi fp, [r5], -r0, lsr #1 │ │ │ │ strcs r4, [r0], #-2726 @ 0xfffff55a │ │ │ │ strmi r4, [pc], -r6, lsr #23 │ │ │ │ @@ -147143,51 +147115,51 @@ │ │ │ │ addshi pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldmpl r3, {r1, r2, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f931f │ │ │ │ stmdavs fp, {r8, r9} │ │ │ │ @ instruction: 0xb1136bdb │ │ │ │ bfieq r7, sl, (invalid: 26:17) │ │ │ │ - bmi fe8e9fa0 <__read_chk@plt+0xfe884bcc> │ │ │ │ + bmi fe8e9f30 <__read_chk@plt+0xfe884b5c> │ │ │ │ strtmi sl, [fp], -fp, lsl #24 │ │ │ │ ldrbtmi r2, [sl], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ strtmi pc, [r2], -r1, asr #30 │ │ │ │ tstcs r0, r6, lsl #22 │ │ │ │ ldrtmi r9, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7f2462b │ │ │ │ @ instruction: 0x4604fcb3 │ │ │ │ andsle r2, pc, r1, lsl #16 │ │ │ │ - bmi fe67df40 <__read_chk@plt+0xfe618b6c> │ │ │ │ + bmi fe67ded0 <__read_chk@plt+0xfe618afc> │ │ │ │ ldrbtmi r4, [sl], #-2962 @ 0xfffff46e │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, pc, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ eorlt r4, r0, r0, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - blcs 18efcc <__read_chk@plt+0x129bf8> │ │ │ │ + blcs 18ef5c <__read_chk@plt+0x129b88> │ │ │ │ stmibmi lr, {r0, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r3, #160, 26 @ 0x2800 │ │ │ │ + andcs lr, r3, #216, 26 @ 0x3600 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2004 │ │ │ │ ldrb pc, [pc, r1, lsl #25] @ │ │ │ │ @ instruction: 0x9018f8dd │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf506d0da │ │ │ │ @ instruction: 0xf8965640 │ │ │ │ @ instruction: 0x069a30fd │ │ │ │ @ instruction: 0xf8d9d510 │ │ │ │ cmnlt fp, r4 │ │ │ │ cmplt fp, fp, asr r8 │ │ │ │ andcs r4, r5, #128, 18 @ 0x200000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r2, #444] @ 0x1bc │ │ │ │ + ldc 7, cr15, [sl, #444]! @ 0x1bc │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ stc2l 0, cr15, [r4], #-56 @ 0xffffffc8 │ │ │ │ strle r0, [r0, #-1003]! @ 0xfffffc15 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ mcrge 1, 0, fp, cr7, cr11, {6} │ │ │ │ @@ -147211,27 +147183,27 @@ │ │ │ │ rsbsle r2, r9, r0, lsl #18 │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ svceq 0x0001f1ba │ │ │ │ @ instruction: 0xf1bad07c │ │ │ │ svclt 0x00180f02 │ │ │ │ ldrdne pc, [r8], -r9 │ │ │ │ @ instruction: 0xf8d9d053 │ │ │ │ - blcs 101038 <__read_chk@plt+0x9bc64> │ │ │ │ + blcs 100fc8 <__read_chk@plt+0x9bbf4> │ │ │ │ movwcs sp, #67 @ 0x43 │ │ │ │ strbmi r9, [sl], -r2, lsl #10 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #10 │ │ │ │ strcc lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ @ instruction: 0xf868f7fe │ │ │ │ @ instruction: 0xf0a8e77f │ │ │ │ - blmi 1733aa8 <__read_chk@plt+0x16ce6d4> │ │ │ │ + blmi 1733a38 <__read_chk@plt+0x16ce664> │ │ │ │ @ instruction: 0xf8582020 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ ldmdavs fp, {ip, sp} │ │ │ │ @ instruction: 0xf0f4681d │ │ │ │ - subvs pc, r6, r9, ror #30 │ │ │ │ + subvs pc, r6, r1, lsl pc @ │ │ │ │ @ instruction: 0xf8d86086 │ │ │ │ sbcvs r3, r6, r0 │ │ │ │ cmpvs r6, r6, lsl #2 │ │ │ │ bicvs r6, r6, r6, lsl #3 │ │ │ │ movwcs r6, #6170 @ 0x181a │ │ │ │ ldmdbvc r3, {r0, r1, sp, lr} │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @@ -147241,19 +147213,19 @@ │ │ │ │ bicsvs fp, r8, fp, ror #3 │ │ │ │ @ instruction: 0xf8c961a8 │ │ │ │ stmib r0, {r3}^ │ │ │ │ ldmdavs sp!, {r0, r8, fp, ip, pc} │ │ │ │ stmib r5, {r0, r1, r3, r5, r6, fp, sp, lr}^ │ │ │ │ tstlt fp, pc, lsl #18 │ │ │ │ @ instruction: 0xf0f41d28 │ │ │ │ - ldmdavs sp!, {r0, r2, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs sp!, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf10eb378 │ │ │ │ - rsbvs pc, r8, fp, lsl #18 │ │ │ │ + strhtvs pc, [r8], #-131 @ 0xffffff7d @ │ │ │ │ @ instruction: 0xf899e745 │ │ │ │ bfieq r3, r0, #0, #31 │ │ │ │ svcge 0x0041f57f │ │ │ │ @ instruction: 0x61a8e7b5 │ │ │ │ andeq pc, r8, r9, asr #17 │ │ │ │ stmdbls r1, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c9e7e1 │ │ │ │ @@ -147271,15 +147243,15 @@ │ │ │ │ stmdbls r1, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ bfi r6, r0, #0, #7 │ │ │ │ andne pc, r8, r9, asr #17 │ │ │ │ andls pc, r8, r1, asr #17 │ │ │ │ stmdami r8!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xe7cc4478 │ │ │ │ tstls r5, r0, lsr #32 │ │ │ │ - @ instruction: 0xff08f0f4 │ │ │ │ + mrc2 0, 5, pc, cr0, cr4, {7} │ │ │ │ movwcs r4, #2594 @ 0xa22 │ │ │ │ andge pc, r0, r0, asr #17 │ │ │ │ addvs r6, r3, r3, asr #32 │ │ │ │ smlabtvs r3, r3, r0, r6 │ │ │ │ orrvs r6, r3, r3, asr #2 │ │ │ │ stmdbls r5, {r0, r1, r6, r7, r8, sp, lr} │ │ │ │ andcc pc, r2, r8, asr r8 @ │ │ │ │ @@ -147294,108 +147266,108 @@ │ │ │ │ ldrdvs r6, [r8, r8] │ │ │ │ @ instruction: 0xf8c94601 │ │ │ │ stmib r0, {r3}^ │ │ │ │ ldrb r9, [lr, -r1, lsl #18] │ │ │ │ andls pc, r8, r1, asr #17 │ │ │ │ ldmdbmi r1, {r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [ip], {111} @ 0x6f │ │ │ │ + ldcl 7, cr15, [r4], {111} @ 0x6f │ │ │ │ strmi r2, [r3], -r7, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx 20b11ba <__read_chk@plt+0x204bde6> │ │ │ │ + blx 20b114a <__read_chk@plt+0x204bd76> │ │ │ │ @ instruction: 0xf76fe73b │ │ │ │ - svclt 0x0000ec1c │ │ │ │ - mlaseq r2, r0, r9, r9 │ │ │ │ + svclt 0x0000ec54 │ │ │ │ + eorseq r9, r2, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r2, r4, lsl #19 │ │ │ │ - andseq lr, r6, lr, asr #5 │ │ │ │ - eorseq r9, r2, r2, asr #18 │ │ │ │ - andseq lr, r6, r4, ror #4 │ │ │ │ - mulseq r6, r6, r1 │ │ │ │ + ldrshteq r9, [r2], -r4 │ │ │ │ + andseq lr, r6, r2, ror #3 │ │ │ │ + ldrhteq r9, [r2], -r2 │ │ │ │ + andseq lr, r6, r8, ror r1 │ │ │ │ + andseq lr, r6, sl, lsr #1 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x001a07d4 │ │ │ │ - @ instruction: 0x001a07b8 │ │ │ │ - andseq lr, r6, lr │ │ │ │ + andseq r0, sl, r8, ror #13 │ │ │ │ + andseq r0, sl, ip, asr #13 │ │ │ │ + andseq sp, r6, r2, lsr #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0058f8cc │ │ │ │ ldrmi fp, [r6], -r1, lsr #1 │ │ │ │ strcs r4, [r0, -pc, asr #21] │ │ │ │ strmi r4, [ip], -pc, asr #23 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df7705 │ │ │ │ @ instruction: 0x46058338 │ │ │ │ ldrbtmi r5, [r8], #2259 @ 0x8d3 │ │ │ │ ldmdavs fp, {r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f931f │ │ │ │ - blvs ff5b5dec <__read_chk@plt+0xff550a18> │ │ │ │ + blvs ff5b5d7c <__read_chk@plt+0xff5509a8> │ │ │ │ ldcvc 1, cr11, [r9, #-76] @ 0xffffffb4 │ │ │ │ strbtle r0, [r3], #-1993 @ 0xfffff837 │ │ │ │ stmdacs r0, {r4, sl, fp, sp, lr} │ │ │ │ @ instruction: 0xf0b3d06f │ │ │ │ andls pc, r6, r3, asr r8 @ │ │ │ │ rsble r2, sl, r0, lsl #16 │ │ │ │ ldrdls pc, [r0], -r0 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d039 │ │ │ │ stmdacs r0, {} @ │ │ │ │ andls sp, r7, r5, lsr r0 │ │ │ │ - cdp 7, 5, cr15, cr0, cr15, {3} │ │ │ │ + cdp 7, 8, cr15, cr8, cr15, {3} │ │ │ │ andcc r4, r6, r7, lsl #12 │ │ │ │ - mcr2 0, 4, pc, cr2, cr4, {7} @ │ │ │ │ + mcr2 0, 1, pc, cr10, cr4, {7} @ │ │ │ │ @ instruction: 0xf8c99b06 │ │ │ │ strcc r0, [r5, -r0] │ │ │ │ ldrtmi r9, [sl], -r7, lsl #18 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - svc 0x003af76f │ │ │ │ + svc 0x0072f76f │ │ │ │ andcs r9, r0, #6144 @ 0x1800 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - blls 28a9ac <__read_chk@plt+0x2255d8> │ │ │ │ + blls 28a93c <__read_chk@plt+0x225568> │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ strbmi r9, [r8], -r0 │ │ │ │ - cdp 7, 3, cr15, cr6, cr15, {3} │ │ │ │ - bne f87914 <__read_chk@plt+0xf22540> │ │ │ │ + cdp 7, 6, cr15, cr14, cr15, {3} │ │ │ │ + bne f878a4 <__read_chk@plt+0xf224d0> │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - stc 7, cr15, [r0, #444] @ 0x1bc │ │ │ │ + ldc 7, cr15, [r8, #444]! @ 0x1bc │ │ │ │ @ instruction: 0xf0f4a807 │ │ │ │ - blls 2b4610 <__read_chk@plt+0x24f23c> │ │ │ │ + blls 2b4440 <__read_chk@plt+0x24f06c> │ │ │ │ cmnlt r7, pc, asr r8 │ │ │ │ @ instruction: 0xb12a6aba │ │ │ │ eoreq pc, r8, r7, lsl #2 │ │ │ │ - stc2l 0, cr15, [r2], #976 @ 0x3d0 │ │ │ │ + stc2 0, cr15, [sl], {244} @ 0xf4 │ │ │ │ ldmdavs pc, {r1, r2, r8, r9, fp, ip, pc}^ @ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - @ instruction: 0xf822f10e │ │ │ │ - bmi fea4dd64 <__read_chk@plt+0xfe9e8990> │ │ │ │ + @ instruction: 0xffcaf10d │ │ │ │ + bmi fea4dcf4 <__read_chk@plt+0xfe9e8920> │ │ │ │ @ instruction: 0xf046af0b │ │ │ │ cmpcs r0, r0, lsl #18 │ │ │ │ @ instruction: 0x464b447a │ │ │ │ @ instruction: 0xf7fd4638 │ │ │ │ ldrtmi pc, [sl], -r9, lsl #27 @ │ │ │ │ stmdbls r6, {r0, r2, r8, r9, fp, sp, pc} │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7f2464b │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ svclt 0x00184607 │ │ │ │ eorle r2, r4, r0, lsl #14 │ │ │ │ orrslt r9, fp, r6, lsl #22 │ │ │ │ @ instruction: 0xf0b1a806 │ │ │ │ strd pc, [pc], -sp │ │ │ │ - blcs 18f32c <__read_chk@plt+0x129f58> │ │ │ │ + blcs 18f2bc <__read_chk@plt+0x129ee8> │ │ │ │ ldmibmi r6, {r3, r4, r7, r8, ip, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r3, #240, 22 @ 0x3c000 │ │ │ │ + andcs lr, r3, #40, 24 @ 0x2800 │ │ │ │ ldrtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2004 │ │ │ │ @ instruction: 0x2700fad1 │ │ │ │ - blmi fe3c7d20 <__read_chk@plt+0xfe36294c> │ │ │ │ + blmi fe3c7cb0 <__read_chk@plt+0xfe3628dc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 8cf350 <__read_chk@plt+0x869f7c> │ │ │ │ + blls 8cf2e0 <__read_chk@plt+0x869f0c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ ldrtmi r8, [r8], -r9, lsl #2 │ │ │ │ pop {r0, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dd8ff0 │ │ │ │ @ instruction: 0xf1baa014 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @@ -147403,18 +147375,18 @@ │ │ │ │ @ instruction: 0xf8955540 │ │ │ │ @ instruction: 0x069b30fd │ │ │ │ @ instruction: 0xf8dad510 │ │ │ │ cmnlt fp, r4 │ │ │ │ cmplt fp, fp, asr r8 │ │ │ │ andcs r4, r5, #2113536 @ 0x204000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ff1b30e4 <__read_chk@plt+0xff14dd10> │ │ │ │ + bl fffb3074 <__read_chk@plt+0xfff4dca0> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ - blx fea3136c <__read_chk@plt+0xfe9cbf98> │ │ │ │ + blx fea312fc <__read_chk@plt+0xfe9cbf28> │ │ │ │ strle r0, [r0, #-1014]! @ 0xfffffc0a │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ stcge 1, cr11, [r7, #-876] @ 0xfffffc94 │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf0b14629 │ │ │ │ lsrlt pc, pc @ @ │ │ │ │ @@ -147435,65 +147407,65 @@ │ │ │ │ @ instruction: 0xf8d6b1de │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ rsble r0, r9, r1, lsl #30 │ │ │ │ svceq 0x0002f1bb │ │ │ │ @ instruction: 0xf8dabf18 │ │ │ │ @ instruction: 0xf0006008 │ │ │ │ @ instruction: 0xf8da8091 │ │ │ │ - blcs 1013b8 <__read_chk@plt+0x9bfe4> │ │ │ │ + blcs 101348 <__read_chk@plt+0x9bf74> │ │ │ │ @ instruction: 0x4620d058 │ │ │ │ strcs r2, [r1], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0x46314652 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strcc lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ mcr2 7, 5, pc, cr6, cr13, {7} @ │ │ │ │ @ instruction: 0xf8cae776 │ │ │ │ @ instruction: 0xf8c66008 │ │ │ │ cdple 0, 15, cr10, cr15, cr8, {0} │ │ │ │ @ instruction: 0xf8d2f0a8 │ │ │ │ eorcs r4, r0, r5, asr fp │ │ │ │ andhi pc, r3, r8, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmdavs lr, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - stc2 0, cr15, [r2, #976]! @ 0x3d0 │ │ │ │ + stc2l 0, cr15, [sl, #-976] @ 0xfffffc30 │ │ │ │ addvs r6, r5, r5, asr #32 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ smlabtvs r5, r5, r0, r6 │ │ │ │ orrvs r6, r5, r5, asr #2 │ │ │ │ ldmdavs sl, {r0, r2, r6, r7, r8, sp, lr} │ │ │ │ andvs r2, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf0437913 │ │ │ │ tstvc r3, r1, lsl #6 │ │ │ │ ldmibvs r3!, {r1, r2, r3, r8, r9, ip, sp, pc} │ │ │ │ orrvs r6, r3, r6, asr #3 │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ asrsvs r6, r8 @ │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ - bge 16fb1c <__read_chk@plt+0x10a748> │ │ │ │ + bge 16faac <__read_chk@plt+0x10a6d8> │ │ │ │ stmdavs fp!, {r0, r2, r5, fp, sp, lr}^ │ │ │ │ - beq 4efb38 <__read_chk@plt+0x48a764> │ │ │ │ + beq 4efac8 <__read_chk@plt+0x48a6f4> │ │ │ │ stcne 1, cr11, [r8, #-108]! @ 0xffffff94 │ │ │ │ - stc2 0, cr15, [r6], {244} @ 0xf4 │ │ │ │ + blx fecb178e <__read_chk@plt+0xfec4c3ba> │ │ │ │ @ instruction: 0xf8da6825 │ │ │ │ teqlt fp, r0 │ │ │ │ cmnlt r0, r8, lsl r8 │ │ │ │ - @ instruction: 0xff44f10d │ │ │ │ + cdp2 1, 14, cr15, cr12, cr13, {0} │ │ │ │ ldr r6, [r7, -r8, rrx]! │ │ │ │ @ instruction: 0xe7354657 │ │ │ │ ldrbtmi r4, [r8], #-2105 @ 0xfffff7c7 │ │ │ │ @ instruction: 0xf8cae7f6 │ │ │ │ stmib r0, {r3}^ │ │ │ │ andsvs sl, r0, r1, lsl #20 │ │ │ │ ldmdami r6!, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ed4478 │ │ │ │ mulscc r0, sl, r8 │ │ │ │ @ instruction: 0xf57f07dd │ │ │ │ str sl, [r0, r5, lsr #30]! │ │ │ │ @ instruction: 0xf0f42020 │ │ │ │ - bmi cb49e4 <__read_chk@plt+0xc4f610> │ │ │ │ + bmi cb4814 <__read_chk@plt+0xc4f440> │ │ │ │ @ instruction: 0xf8c02300 │ │ │ │ subvs fp, r3, r0 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ cmpvs r3, r3, lsl #2 │ │ │ │ bicvs r6, r3, r3, lsl #3 │ │ │ │ andcc pc, r2, r8, asr r8 @ │ │ │ │ ldrdlt pc, [r0], -r6 │ │ │ │ @@ -147519,61 +147491,61 @@ │ │ │ │ @ instruction: 0xb1233014 │ │ │ │ andsge pc, r8, r3, asr #17 │ │ │ │ andsge pc, r4, r5, asr #17 │ │ │ │ @ instruction: 0xf8c6e75d │ │ │ │ ldrb sl, [r9, r8]! │ │ │ │ andcs r4, r5, #278528 @ 0x44000 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r7, #220, 20 @ 0xdc000 │ │ │ │ + andcs lr, r7, #20, 22 @ 0x5000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2005 │ │ │ │ @ instruction: 0xe73af9bd │ │ │ │ - b 17b32c4 <__read_chk@plt+0x174def0> │ │ │ │ - ldrhteq r9, [r2], -r4 │ │ │ │ + b fe5b3254 <__read_chk@plt+0xfe54de80> │ │ │ │ + eorseq r9, r2, r4, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r2, r6, lsr #13 │ │ │ │ - andseq sp, r6, r6, lsr #31 │ │ │ │ - andseq sp, r6, r8, ror pc │ │ │ │ - andseq sp, r6, r4, lsl #30 │ │ │ │ - eorseq r9, r2, r4, lsr #11 │ │ │ │ - andseq sp, r6, r6, lsl lr │ │ │ │ + eorseq r9, r2, r6, lsl r7 │ │ │ │ + @ instruction: 0x0016deba │ │ │ │ + andseq sp, r6, ip, lsl #29 │ │ │ │ + andseq sp, r6, r8, lsl lr │ │ │ │ + eorseq r9, r2, r4, lsl r6 │ │ │ │ + andseq sp, r6, sl, lsr #26 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - andseq r0, sl, lr, ror r4 │ │ │ │ - andseq r0, sl, ip, ror #8 │ │ │ │ - andseq sp, r6, ip, lsl #25 │ │ │ │ + mulseq sl, r2, r3 │ │ │ │ + andseq r0, sl, r0, lsl #7 │ │ │ │ + andseq sp, r6, r0, lsr #23 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ ldmdbmi r2!, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ addslt r4, sl, r2, ror fp │ │ │ │ @ instruction: 0x46144479 │ │ │ │ ldrdls pc, [r4, #143] @ 0x8f │ │ │ │ stmiapl fp, {r8, sl, sp}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ @ instruction: 0xf04f9319 │ │ │ │ ldmdavs r3!, {r8, r9} │ │ │ │ - blvs ff79a978 <__read_chk@plt+0xff7355a4> │ │ │ │ + blvs ff79a908 <__read_chk@plt+0xff735534> │ │ │ │ @ instruction: 0xf0117d11 │ │ │ │ @ instruction: 0xf0400801 │ │ │ │ - bmi 1b957f0 <__read_chk@plt+0x1b3041c> │ │ │ │ + bmi 1b95780 <__read_chk@plt+0x1b303ac> │ │ │ │ ldcvs 13, cr10, [fp], {5} │ │ │ │ ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ @ instruction: 0x46282150 │ │ │ │ strtmi r9, [r3], -r4, lsl #6 │ │ │ │ stc2 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - blge 1c6e38 <__read_chk@plt+0x161a64> │ │ │ │ + blge 1c6dc8 <__read_chk@plt+0x1619f4> │ │ │ │ movwls r9, #2308 @ 0x904 │ │ │ │ @ instruction: 0x46234638 │ │ │ │ @ instruction: 0xf980f7f2 │ │ │ │ stmdacs r1, {r0, r2, r9, sl, lr} │ │ │ │ strcs sp, [r0, #-15] │ │ │ │ - blmi 1807f24 <__read_chk@plt+0x17a2b50> │ │ │ │ + blmi 1807eb4 <__read_chk@plt+0x17a2ae0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 74f618 <__read_chk@plt+0x6ea244> │ │ │ │ + blls 74f5a8 <__read_chk@plt+0x6ea1d4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -fp, lsr #1 │ │ │ │ pop {r1, r3, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dd87f0 │ │ │ │ @ instruction: 0xf1baa00c │ │ │ │ rscle r0, sl, r0, lsl #30 │ │ │ │ @@ -147581,36 +147553,36 @@ │ │ │ │ smlalscc pc, sp, r7, r8 @ │ │ │ │ ldrle r0, [r0, #-1690] @ 0xfffff966 │ │ │ │ ldrdcc pc, [r4], -sl │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r8, ip, sp, pc}^ │ │ │ │ ldmdbmi r1, {r0, r1, r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - strbmi lr, [r1], -r0, ror #20 │ │ │ │ + @ instruction: 0x4641ea98 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf00e2005 │ │ │ │ mvneq pc, #1064960 @ 0x104000 │ │ │ │ @ instruction: 0xf8dad521 │ │ │ │ mvnslt r3, r0 │ │ │ │ mvnlt r6, fp, lsl r8 │ │ │ │ ldrbtmi r4, [fp], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xf0a96ed8 │ │ │ │ @ instruction: 0x4603fef5 │ │ │ │ svcmi 0x0046b1a8 │ │ │ │ ldmdavs sl, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r0, {r1, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ - bls 221b44 <__read_chk@plt+0x1bc770> │ │ │ │ + bls 221ad4 <__read_chk@plt+0x1bc700> │ │ │ │ mulle r6, sl, r2 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf0e86819 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ cdpvs 0, 15, cr13, cr8, cr0, {3} │ │ │ │ @ instruction: 0xff42f0a9 │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ - blls 229df0 <__read_chk@plt+0x1c4a1c> │ │ │ │ + blls 229d80 <__read_chk@plt+0x1c49ac> │ │ │ │ @ instruction: 0xb10a699a │ │ │ │ andsge pc, r4, r2, asr #17 │ │ │ │ tstlt r1, r9, asr r9 │ │ │ │ andsge pc, r8, r1, asr #17 │ │ │ │ stmib sl, {r1, r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8da1205 │ │ │ │ ldmdavs r1, {r3, sp}^ │ │ │ │ @@ -147622,67 +147594,67 @@ │ │ │ │ eorle r2, pc, r1, lsl #18 │ │ │ │ @ instruction: 0xf0417d11 │ │ │ │ ldrvc r0, [r1, #-258] @ 0xfffffefe │ │ │ │ stmdage r4, {r9, sp} │ │ │ │ @ instruction: 0xf0b1615a │ │ │ │ ldmdavs r4!, {r0, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r8], -sl │ │ │ │ - bcc 4efda4 <__read_chk@plt+0x48a9d0> │ │ │ │ + bcc 4efd34 <__read_chk@plt+0x48a960> │ │ │ │ tstlt fp, r3, ror #16 │ │ │ │ @ instruction: 0xf0f41d20 │ │ │ │ - ldmdavs r4!, {r0, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r4!, {r0, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ ldmdavs r8, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf10db198 │ │ │ │ - rsbvs pc, r0, fp, lsl #28 │ │ │ │ + strhtvs pc, [r0], #-211 @ 0xffffff2d @ │ │ │ │ stmdbmi r0!, {r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r3, #248, 18 @ 0x3e0000 │ │ │ │ + andcs lr, r3, #48, 20 @ 0x30000 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2004 │ │ │ │ @ instruction: 0xe76af8d9 │ │ │ │ ldrbtmi r4, [r8], #-2074 @ 0xfffff7e6 │ │ │ │ ldmdami sl, {r0, r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7e84478 │ │ │ │ @ instruction: 0xf0a74620 │ │ │ │ - blmi 73540c <__read_chk@plt+0x6d0038> │ │ │ │ + blmi 73539c <__read_chk@plt+0x6cffc8> │ │ │ │ andcs pc, r3, r9, asr r8 @ │ │ │ │ ldmdavs r2, {r2, r8, r9, fp, ip, pc} │ │ │ │ - bcs 10f734 <__read_chk@plt+0xaa360> │ │ │ │ + bcs 10f6c4 <__read_chk@plt+0xaa2f0> │ │ │ │ ldmdbvc r1, {r3, r6, r7, ip, lr, pc} │ │ │ │ tstpeq r1, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ bfi r7, r1, #2, #2 │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ @ instruction: 0xf76f4479 │ │ │ │ - andcs lr, r7, #3506176 @ 0x358000 │ │ │ │ + andcs lr, r7, #57344 @ 0xe000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf00e2005 │ │ │ │ @ instruction: 0xe798f8b7 │ │ │ │ - ldmdb r4, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, r2, r4, lsr r3 │ │ │ │ + stmib ip, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r9, r2, r4, lsr #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r2, r8, lsr #6 │ │ │ │ - andseq sp, r6, r6, lsl #25 │ │ │ │ - ldrsbteq r9, [r2], -ip │ │ │ │ - andseq sp, r6, r0, asr fp │ │ │ │ - ldrsbteq r8, [r8], -lr │ │ │ │ - ldrsbteq r8, [r8], -r0 │ │ │ │ - andseq sp, r6, r0, ror #22 │ │ │ │ - @ instruction: 0x001a01f6 │ │ │ │ - @ instruction: 0x001a01f0 │ │ │ │ + mlaseq r2, r8, r3, r9 │ │ │ │ + mulseq r6, sl, fp │ │ │ │ + eorseq r9, r2, ip, asr #6 │ │ │ │ + andseq sp, r6, r4, ror #20 │ │ │ │ + eorseq r8, r8, lr, asr #10 │ │ │ │ + eorseq r8, r8, r0, asr #10 │ │ │ │ + andseq sp, r6, r4, ror sl │ │ │ │ + andseq r0, sl, sl, lsl #2 │ │ │ │ + andseq r0, sl, r4, lsl #2 │ │ │ │ andeq r1, r0, ip, asr #2 │ │ │ │ - andseq sp, r6, r8, lsr fp │ │ │ │ + andseq sp, r6, ip, asr #20 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ - bmi ff3c6fb4 <__read_chk@plt+0xff361be0> │ │ │ │ + bmi ff3c6f44 <__read_chk@plt+0xff361b70> │ │ │ │ msrhi CPSR_fs, #14614528 @ 0xdf0000 │ │ │ │ - blmi ff3c6fe0 <__read_chk@plt+0xff361c0c> │ │ │ │ + blmi ff3c6f70 <__read_chk@plt+0xff361b9c> │ │ │ │ ldrbtmi r4, [r8], #1146 @ 0x47a │ │ │ │ @ instruction: 0x4605b096 │ │ │ │ ldmpl r3, {r2, r3, r9, sl, lr}^ │ │ │ │ ldrdeq pc, [ip], #-136 @ 0xffffff78 @ │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cdp2 0, 3, cr15, cr14, cr9, {5} │ │ │ │ @@ -147769,176 +147741,176 @@ │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ eoreq r0, r9, r9, lsr #32 │ │ │ │ subeq r0, lr, r9, lsr #32 │ │ │ │ @ instruction: 0xf04f0039 │ │ │ │ - bmi 1c41cdc <__read_chk@plt+0x1bdc908> │ │ │ │ + bmi 1c41c6c <__read_chk@plt+0x1bdc898> │ │ │ │ ldrbtmi r4, [sl], #-2923 @ 0xfffff495 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addshi pc, r8, r0, asr #32 │ │ │ │ pop {r1, r2, r4, ip, sp, pc} │ │ │ │ - bmi 1ad60bc <__read_chk@plt+0x1a70ce8> │ │ │ │ + bmi 1ad604c <__read_chk@plt+0x1a70c78> │ │ │ │ ldrbtmi r4, [sl], #-2916 @ 0xfffff49c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ ldrtmi r4, [r1], -r2, ror #22 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ mulslt r6, sl, sl │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - blt fe73391c <__read_chk@plt+0xfe6ce548> │ │ │ │ - blmi 17882a0 <__read_chk@plt+0x1722ecc> │ │ │ │ + blt fe7338ac <__read_chk@plt+0xfe6ce4d8> │ │ │ │ + blmi 1788230 <__read_chk@plt+0x1722e5c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 64f998 <__read_chk@plt+0x5ea5c4> │ │ │ │ + blls 64f928 <__read_chk@plt+0x5ea554> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r5, r0, lsl #6 │ │ │ │ @ instruction: 0x46314b5a │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ mulslt r6, sl, sl │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ mrclt 7, 2, APSR_nzcv, cr2, cr13, {7} │ │ │ │ - blmi 15082a8 <__read_chk@plt+0x14a2ed4> │ │ │ │ + blmi 1508238 <__read_chk@plt+0x14a2e64> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 64f9c0 <__read_chk@plt+0x5ea5ec> │ │ │ │ + blls 64f950 <__read_chk@plt+0x5ea57c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r1, r0, lsl #6 │ │ │ │ @ instruction: 0x46314b52 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ mulslt r6, sl, sl │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - blt fedb3970 <__read_chk@plt+0xfed4e59c> │ │ │ │ + blt fedb3900 <__read_chk@plt+0xfed4e52c> │ │ │ │ @ instruction: 0xac014b4e │ │ │ │ cmpcs r0, lr, asr #20 │ │ │ │ @ instruction: 0x4620447b │ │ │ │ - bvs fe7c6b6c <__read_chk@plt+0xfe761798> │ │ │ │ - blx 53397c <__read_chk@plt+0x4ce5a8> │ │ │ │ + bvs fe7c6afc <__read_chk@plt+0xfe761728> │ │ │ │ + blx 53390c <__read_chk@plt+0x4ce538> │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ @ instruction: 0xf8faf795 │ │ │ │ @ instruction: 0xb328e7a5 │ │ │ │ - blmi 10882b8 <__read_chk@plt+0x1022ee4> │ │ │ │ + blmi 1088248 <__read_chk@plt+0x1022e74> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 64fa08 <__read_chk@plt+0x5ea634> │ │ │ │ + blls 64f998 <__read_chk@plt+0x5ea5c4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle sp, r0, lsl #6 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ pop {r1, r2, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf7f141f0 │ │ │ │ movwlt fp, #34945 @ 0x8881 │ │ │ │ - blmi e482bc <__read_chk@plt+0xde2ee8> │ │ │ │ + blmi e4824c <__read_chk@plt+0xde2e78> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 64fa2c <__read_chk@plt+0x5ea658> │ │ │ │ + blls 64f9bc <__read_chk@plt+0x5ea5e8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12b0300 │ │ │ │ @ instruction: 0x46314b3c │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ mulslt r6, sl, sl │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ - bllt ffbb39dc <__read_chk@plt+0xffb4e608> │ │ │ │ + bllt ffbb396c <__read_chk@plt+0xffb4e598> │ │ │ │ ldrbtmi r4, [r9], #-2360 @ 0xfffff6c8 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stmda r0!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ @ instruction: 0xff42f00d │ │ │ │ ldrb r2, [r0, -r0]! │ │ │ │ ldrbtmi r4, [r9], #-2354 @ 0xfffff6ce │ │ │ │ - blmi daf9c4 <__read_chk@plt+0xd4a5f0> │ │ │ │ - bvs fe786bf4 <__read_chk@plt+0xfe721820> │ │ │ │ + blmi daf954 <__read_chk@plt+0xd4a580> │ │ │ │ + bvs fe786b84 <__read_chk@plt+0xfe7217b0> │ │ │ │ ldmdbmi r1!, {r3, r7, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-2848 @ 0xfffff4e0 │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, r9, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrtmi fp, [r1], -r4, lsl #30 │ │ │ │ adcle r4, r2, r8, lsr #12 │ │ │ │ - svc 0x00caf76e │ │ │ │ + stmda r2, {r0, r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ stmdbmi sl!, {r1, r3, r4, r7, r9, fp, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs r9, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, r9, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4631d1f0 │ │ │ │ andslt r4, r6, r8, lsr #12 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ ldcllt 7, cr15, [r4, #-1020]! @ 0xfffffc04 │ │ │ │ stmdbmi r2!, {r4, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xe7c54479 │ │ │ │ - blmi 4482e0 <__read_chk@plt+0x3e2f0c> │ │ │ │ + blmi 448270 <__read_chk@plt+0x3e2e9c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 64facc <__read_chk@plt+0x5ea6f8> │ │ │ │ + blls 64fa5c <__read_chk@plt+0x5ea688> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ bicsle r0, fp, r0, lsl #6 │ │ │ │ @ instruction: 0x46314b1d │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ mulslt r6, sl, sl │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ stcllt 7, cr15, [ip, #1016]! @ 0x3f8 │ │ │ │ ldrbtmi r4, [fp], #-2841 @ 0xfffff4e7 │ │ │ │ bfi r6, sl, (invalid: 21:0) │ │ │ │ - eorseq r9, r2, r0, lsr #2 │ │ │ │ - eorseq r8, r8, r2, lsl #7 │ │ │ │ + mlaseq r2, r0, r1, r9 │ │ │ │ + ldrshteq r8, [r8], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r2, r2, lsr #31 │ │ │ │ - eorseq r8, r2, r6, lsl #31 │ │ │ │ - ldrsbteq r8, [r8], -r2 │ │ │ │ + eorseq r9, r2, r2, lsl r0 │ │ │ │ + ldrshteq r8, [r2], -r6 │ │ │ │ + eorseq r8, r8, r2, asr #4 │ │ │ │ + eorseq r8, r2, ip, asr #31 │ │ │ │ + eorseq r8, r8, sl, lsl r2 │ │ │ │ + eorseq r8, r2, r4, lsr #31 │ │ │ │ + ldrshteq r8, [r8], -r2 │ │ │ │ + ldrsbteq r8, [r8], -ip │ │ │ │ + andseq sp, r6, ip, lsl #16 │ │ │ │ eorseq r8, r2, ip, asr pc │ │ │ │ - eorseq r8, r8, sl, lsr #3 │ │ │ │ - eorseq r8, r2, r4, lsr pc │ │ │ │ - eorseq r8, r8, r2, lsl #3 │ │ │ │ - eorseq r8, r8, ip, ror #2 │ │ │ │ - @ instruction: 0x0016d8f8 │ │ │ │ - eorseq r8, r2, ip, ror #29 │ │ │ │ - eorseq r8, r2, r8, asr #29 │ │ │ │ - eorseq r8, r8, r6, lsl r1 │ │ │ │ - andseq r4, r6, lr, lsl #17 │ │ │ │ - andseq sp, r6, sl, lsl #17 │ │ │ │ - eorseq r8, r8, r4, ror #1 │ │ │ │ - eorseq r8, r2, r6, ror lr │ │ │ │ - ldrhteq r8, [r8], -lr │ │ │ │ - eorseq r8, r2, r2, asr lr │ │ │ │ - @ instruction: 0x001647f0 │ │ │ │ - eorseq r8, r2, r8, lsr #28 │ │ │ │ - eorseq r8, r8, r6, ror r0 │ │ │ │ - eorseq r8, r8, r6, rrx │ │ │ │ + eorseq r8, r2, r8, lsr pc │ │ │ │ + eorseq r8, r8, r6, lsl #3 │ │ │ │ + andseq r4, r6, r2, lsr #15 │ │ │ │ + mulseq r6, lr, r7 │ │ │ │ + eorseq r8, r8, r4, asr r1 │ │ │ │ + eorseq r8, r2, r6, ror #29 │ │ │ │ + eorseq r8, r8, lr, lsr #2 │ │ │ │ + eorseq r8, r2, r2, asr #29 │ │ │ │ + andseq r4, r6, r4, lsl #14 │ │ │ │ + mlaseq r2, r8, lr, r8 │ │ │ │ + eorseq r8, r8, r6, ror #1 │ │ │ │ + ldrsbteq r8, [r8], -r6 │ │ │ │ ldmdale r0!, {r1, r8, fp, sp} │ │ │ │ @ instruction: 0xf04f4819 │ │ │ │ - bmi 738b28 <__read_chk@plt+0x6d3754> │ │ │ │ + bmi 738ab8 <__read_chk@plt+0x6d36e4> │ │ │ │ strlt r4, [r0, #-1144] @ 0xfffffb88 │ │ │ │ - blx 406cea <__read_chk@plt+0x3a1916> │ │ │ │ + blx 406c7a <__read_chk@plt+0x3a18a6> │ │ │ │ mcrrvs 1, 0, r0, r8, cr1 │ │ │ │ @ instruction: 0xf0001dc1 │ │ │ │ - b 538b28 <__read_chk@plt+0x4d3754> │ │ │ │ + b 538ab8 <__read_chk@plt+0x4d36e4> │ │ │ │ svclt 0x00380120 │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ - blx f9e3c <__read_chk@plt+0x94a68> │ │ │ │ + blx f9dcc <__read_chk@plt+0x949f8> │ │ │ │ strmi pc, [sl], #-12 │ │ │ │ umaalcs pc, ip, r2, r8 @ │ │ │ │ @ instruction: 0xfe0cfa42 │ │ │ │ svceq 0x0001f01e │ │ │ │ movwmi fp, #12044 @ 0x2f0c │ │ │ │ stmdami ip, {r1, r7, r8, r9, lr} │ │ │ │ sbcslt fp, r2, #8, 30 │ │ │ │ strmi r4, [r1], #-1144 @ 0xfffffb88 │ │ │ │ subcs pc, ip, r1, lsl #17 │ │ │ │ - blx 11a202c <__read_chk@plt+0x113cc58> │ │ │ │ + blx 11a1fbc <__read_chk@plt+0x113cbe8> │ │ │ │ @ instruction: 0xf012f20c │ │ │ │ svclt 0x000c0f01 │ │ │ │ subscs r2, r8, #32, 4 │ │ │ │ @ instruction: 0xf85d705a │ │ │ │ movwcs pc, #2820 @ 0xb04 @ │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {4} │ │ │ │ - ldrsbteq sp, [r4], -r8 │ │ │ │ - eorseq r7, r8, ip, ror #31 │ │ │ │ - ldrhteq r7, [r8], -r4 │ │ │ │ + eorseq sp, r4, r8, asr #30 │ │ │ │ + eorseq r8, r8, ip, asr r0 │ │ │ │ + eorseq r8, r8, r4, lsr #32 │ │ │ │ vmax.s8 d20, d16, d12 │ │ │ │ strmi r2, [ip, #474] @ 0x1da │ │ │ │ @ instruction: 0xf5bcd014 │ │ │ │ andle r7, r2, sl, lsr pc │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -147952,45 +147924,45 @@ │ │ │ │ ldmlt r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdale r6, {r1, fp, sp} │ │ │ │ andcs r4, ip, #4, 22 @ 0x1000 │ │ │ │ teqcc ip, #2063597568 @ 0x7b000000 │ │ │ │ andcc pc, r0, r2, lsl #22 │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sp, r4, r8, lsr #28 │ │ │ │ + mlaseq r4, r8, lr, sp │ │ │ │ ldmdale r0!, {r2, r8, fp, sp} │ │ │ │ @ instruction: 0xf04f4819 │ │ │ │ - bmi 738bf8 <__read_chk@plt+0x6d3824> │ │ │ │ + bmi 738b88 <__read_chk@plt+0x6d37b4> │ │ │ │ strlt r4, [r0, #-1144] @ 0xfffffb88 │ │ │ │ - blx 406dba <__read_chk@plt+0x3a19e6> │ │ │ │ + blx 406d4a <__read_chk@plt+0x3a1976> │ │ │ │ stmvs r8, {r0, r8} │ │ │ │ @ instruction: 0xf0001dc1 │ │ │ │ - b 538bf8 <__read_chk@plt+0x4d3824> │ │ │ │ + b 538b88 <__read_chk@plt+0x4d37b4> │ │ │ │ svclt 0x00380120 │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ - blx f9f0c <__read_chk@plt+0x94b38> │ │ │ │ + blx f9e9c <__read_chk@plt+0x94ac8> │ │ │ │ strmi pc, [sl], #-12 │ │ │ │ mlacs ip, r2, r8, pc @ │ │ │ │ @ instruction: 0xfe0cfa42 │ │ │ │ svceq 0x0001f01e │ │ │ │ movwmi fp, #12044 @ 0x2f0c │ │ │ │ stmdami ip, {r1, r7, r8, r9, lr} │ │ │ │ sbcslt fp, r2, #8, 30 │ │ │ │ strmi r4, [r1], #-1144 @ 0xfffffb88 │ │ │ │ eorcs pc, ip, r1, lsl #17 │ │ │ │ - blx 11a20fc <__read_chk@plt+0x113cd28> │ │ │ │ + blx 11a208c <__read_chk@plt+0x113ccb8> │ │ │ │ @ instruction: 0xf012f20c │ │ │ │ svclt 0x000c0f01 │ │ │ │ subscs r2, r8, #32, 4 │ │ │ │ @ instruction: 0xf85d705a │ │ │ │ movwcs pc, #2820 @ 0xb04 @ │ │ │ │ mrcle 8, 7, r6, cr15, cr11, {4} │ │ │ │ - eorseq sp, r4, r8, lsl #28 │ │ │ │ - eorseq r7, r8, ip, lsl pc │ │ │ │ - eorseq r7, r8, r4, ror #29 │ │ │ │ + eorseq sp, r4, r8, ror lr │ │ │ │ + eorseq r7, r8, ip, lsl #31 │ │ │ │ + eorseq r7, r8, r4, asr pc │ │ │ │ vmax.s8 d20, d16, d12 │ │ │ │ strmi r2, [ip, #474] @ 0x1da │ │ │ │ @ instruction: 0xf5bcd014 │ │ │ │ andle r7, r2, sl, lsr pc │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ strlt r4, [r8, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -148000,283 +147972,283 @@ │ │ │ │ ldrdcs lr, [r4, -r1] │ │ │ │ @ instruction: 0xffacf7ff │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ @ instruction: 0x46104619 │ │ │ │ stmdalt ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdale r5, {r2, fp, sp} │ │ │ │ andcs r4, ip, #3072 @ 0xc00 │ │ │ │ - blx 186e6a <__read_chk@plt+0x121a96> │ │ │ │ + blx 186dfa <__read_chk@plt+0x121a26> │ │ │ │ ldrbmi r3, [r0, -r0]! │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - eorseq sp, r4, r8, asr sp │ │ │ │ + eorseq sp, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bmi 3488b0 <__read_chk@plt+0x2e34dc> │ │ │ │ + bmi 348840 <__read_chk@plt+0x2e346c> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf8932124 │ │ │ │ ldrshne r1, [r2], #13 │ │ │ │ orrne pc, r6, r2, ror #6 │ │ │ │ rscsne pc, sp, r3, lsl #17 │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrshteq r8, [r2], -r4 │ │ │ │ + eorseq r8, r2, r4, ror #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ - blx fed13d20 <__read_chk@plt+0xfecae94c> │ │ │ │ + blx fed13cb0 <__read_chk@plt+0xfecae8dc> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00004770 │ │ │ │ - mlaseq r8, lr, lr, r7 │ │ │ │ + eorseq r7, r8, lr, lsl #30 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec4ced4 <__read_chk@plt+0xfebe7b00> │ │ │ │ + bl fec4ce64 <__read_chk@plt+0xfebe7a90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ svcmi 0x00140fe8 │ │ │ │ ldrmi r4, [r5], -r6, lsl #12 │ │ │ │ tstlt r9, pc, ror r4 │ │ │ │ @ instruction: 0xf10d460c │ │ │ │ - eorvs pc, r0, sp, ror #21 │ │ │ │ - blmi 522484 <__read_chk@plt+0x4bd0b0> │ │ │ │ + mlavs r0, r5, sl, pc @ │ │ │ │ + blmi 522414 <__read_chk@plt+0x4bd040> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrsbtcc pc, [r0], r3 @ │ │ │ │ @ instruction: 0xb1aa681a │ │ │ │ ldmpl ip!, {r0, r2, r3, r9, fp, lr} │ │ │ │ @ instruction: 0xf853e002 │ │ │ │ cmnlt r9, r0, asr #30 │ │ │ │ adcmi r6, r1, #10027008 @ 0x990000 │ │ │ │ - blvs ff7ea4f4 <__read_chk@plt+0xff785120> │ │ │ │ + blvs ff7ea484 <__read_chk@plt+0xff7850b0> │ │ │ │ cmplt fp, fp, lsl r8 │ │ │ │ ldmdblt r8!, {r4, r5, fp, ip, sp, lr} │ │ │ │ andcs r4, r5, #114688 @ 0x1c000 │ │ │ │ @ instruction: 0xf76e4479 │ │ │ │ - @ instruction: 0xf10deec6 │ │ │ │ - eorvs pc, r8, pc, asr #21 │ │ │ │ + @ instruction: 0xf10deefe │ │ │ │ + eorvs pc, r8, r7, ror sl @ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ - eorseq r8, r2, r4, lsr #23 │ │ │ │ - eorseq r7, r8, r8, ror #28 │ │ │ │ + eorseq r8, r2, r4, lsl ip │ │ │ │ + ldrsbteq r7, [r8], -r8 │ │ │ │ andeq r0, r0, ip, ror #20 │ │ │ │ - andseq sp, r6, r0, ror #11 │ │ │ │ + @ instruction: 0x0016d4f4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ strmi r4, [r7], -r7, lsr #18 │ │ │ │ andcs fp, r5, #133 @ 0x85 │ │ │ │ stcmi 4, cr4, [r6], #-484 @ 0xfffffe1c │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf76e9098 │ │ │ │ - blmi a717fc <__read_chk@plt+0xa0c428> │ │ │ │ + blmi a7186c <__read_chk@plt+0xa0c498> │ │ │ │ @ instruction: 0x4606447c │ │ │ │ @ instruction: 0x8090f8df │ │ │ │ stmiapl r5!, {r0, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ stmdavs r8!, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ ldrdlt pc, [r8], -r0 │ │ │ │ strcs r6, [r0, -r7, lsl #1] │ │ │ │ @ instruction: 0xf988f00d │ │ │ │ @ instruction: 0xf8544b1f │ │ │ │ and sl, ip, r3 │ │ │ │ @ instruction: 0xd1282b79 │ │ │ │ - cdp 7, 8, cr15, cr14, cr14, {3} │ │ │ │ + cdp 7, 12, cr15, cr6, cr14, {3} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andscs r2, r0, r1, lsl #2 │ │ │ │ ldc2l 0, cr15, [r0, #-52]! @ 0xffffffcc │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ stmdavs r9!, {r0, r2, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strbmi r2, [sl], -lr, ror #6 │ │ │ │ @ instruction: 0xf5012478 │ │ │ │ ldrtmi r5, [r0], -r0, asr #2 │ │ │ │ addne pc, r0, #13697024 @ 0xd10000 │ │ │ │ stmib sp, {r0, r3, r6, r7, fp, sp, lr}^ │ │ │ │ submi sl, r9, #262144 @ 0x40000 │ │ │ │ @ instruction: 0xf7e99400 │ │ │ │ strmi pc, [r3], -sp, lsr #24 │ │ │ │ strbmi r2, [r1], -r5, lsl #4 │ │ │ │ - blcs 19bddcc <__read_chk@plt+0x19589f8> │ │ │ │ + blcs 19bdd5c <__read_chk@plt+0x1958988> │ │ │ │ stmdavs fp!, {r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8c3480c │ │ │ │ ldrbtmi fp, [r8], #-8 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0xf8c32000 │ │ │ │ andlt fp, r5, r8 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - @ instruction: 0x0016d5dc │ │ │ │ - eorseq r8, r2, r0, lsr #22 │ │ │ │ - eorseq sp, r4, r4, asr #25 │ │ │ │ + @ instruction: 0x0016d4f0 │ │ │ │ + mlaseq r2, r0, fp, r8 │ │ │ │ + eorseq sp, r4, r4, lsr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq sp, r6, r8, lsl #12 │ │ │ │ + andseq sp, r6, ip, lsl r5 │ │ │ │ andeq r1, r0, ip, lsr #1 │ │ │ │ - eoreq r5, fp, sl, ror #22 │ │ │ │ + eoreq r5, fp, lr, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec4d010 <__read_chk@plt+0xfebe7c3c> │ │ │ │ + bl fec4cfa0 <__read_chk@plt+0xfebe7bcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r5, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf78e4478 │ │ │ │ - blmi 1f5288 <__read_chk@plt+0x18feb4> │ │ │ │ + blmi 1f5210 <__read_chk@plt+0x18fe3c> │ │ │ │ addsvs r4, r8, fp, ror r4 │ │ │ │ svclt 0x0000bd08 │ │ │ │ - andseq sp, r6, ip, ror r5 │ │ │ │ - eorseq r7, r8, r4, lsr sp │ │ │ │ + mulseq r6, r0, r4 │ │ │ │ + eorseq r7, r8, r4, lsr #27 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r4, r5, ip, lsr ip │ │ │ │ @ instruction: 0x1e054a3c │ │ │ │ - blmi 1007040 <__read_chk@plt+0xfa1c6c> │ │ │ │ + blmi 1006fd0 <__read_chk@plt+0xfa1bfc> │ │ │ │ stmiapl r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - bmi f6d378 <__read_chk@plt+0xf07fa4> │ │ │ │ + bmi f6d308 <__read_chk@plt+0xf07f34> │ │ │ │ ldmdavs sl!, {r0, r1, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ eorsle r2, pc, r0, lsl #22 │ │ │ │ - bvs 7476a8 <__read_chk@plt+0x6e22d4> │ │ │ │ + bvs 747638 <__read_chk@plt+0x6e2264> │ │ │ │ ldcle 2, cr4, [fp], #-564 @ 0xfffffdcc │ │ │ │ @ instruction: 0xf8d26919 │ │ │ │ strhlt r0, [r9, -ip] │ │ │ │ eorne pc, r5, r1, asr r8 @ │ │ │ │ @ instruction: 0xf0cdaa02 │ │ │ │ @ instruction: 0x4604ff5f │ │ │ │ - blmi ce2c8c <__read_chk@plt+0xc7d8b8> │ │ │ │ + blmi ce2c1c <__read_chk@plt+0xc7d848> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf8d99004 │ │ │ │ @ instruction: 0xf0b98014 │ │ │ │ ldrtmi pc, [r2], -r3, ror #30 @ │ │ │ │ andseq pc, r4, r9, asr #17 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf83ef0bb │ │ │ │ @ instruction: 0xf8d3683b │ │ │ │ smlalbtlt r0, r0, r0, r0 @ │ │ │ │ @ instruction: 0xb12b6903 │ │ │ │ addsmi r6, r5, #8192 @ 0x2000 │ │ │ │ @ instruction: 0xf853bfd8 │ │ │ │ stcle 0, cr0, [r0, #-148] @ 0xffffff6c │ │ │ │ strtmi r2, [r1], -r0 │ │ │ │ - bls 17eb94 <__read_chk@plt+0x1197c0> │ │ │ │ + bls 17eb24 <__read_chk@plt+0x119750> │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ @ instruction: 0xf09f9601 │ │ │ │ strmi pc, [r4], -r3, asr #27 │ │ │ │ ldcmi 3, cr11, [sp], {16} │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0f33014 │ │ │ │ - stmdavs r3!, {r0, r1, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r3!, {r0, r1, r4, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8c34628 │ │ │ │ and r8, sl, r4, lsl r0 │ │ │ │ andcs r4, r3, #24, 22 @ 0x6000 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf00d447b │ │ │ │ andcs pc, r0, r1, asr #25 │ │ │ │ @ instruction: 0xfffcf00e │ │ │ │ - bmi 5fdf04 <__read_chk@plt+0x598b30> │ │ │ │ + bmi 5fde94 <__read_chk@plt+0x598ac0> │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r5, lr, lsl #2 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ andcs r4, r3, #14336 @ 0x3800 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0x4625447b │ │ │ │ stc2 0, cr15, [r8], #52 @ 0x34 │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ ldrb pc, [r0, r3, ror #31] @ │ │ │ │ - stcl 7, cr15, [r2, #-440] @ 0xfffffe48 │ │ │ │ - eorseq r8, r2, r8, lsr sl │ │ │ │ + ldcl 7, cr15, [sl, #-440]! @ 0xfffffe48 │ │ │ │ + eorseq r8, r2, r8, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r2, r4, lsr sl │ │ │ │ + eorseq r8, r2, r4, lsr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r8, ip, asr #25 │ │ │ │ - eorseq r7, r8, r0, lsl #25 │ │ │ │ - @ instruction: 0x0016d4bc │ │ │ │ - eorseq r8, r2, lr, ror r9 │ │ │ │ - andseq sp, r6, ip, lsl #9 │ │ │ │ + eorseq r7, r8, ip, lsr sp │ │ │ │ + ldrshteq r7, [r8], -r0 │ │ │ │ + @ instruction: 0x0016d3d0 │ │ │ │ + eorseq r8, r2, lr, ror #19 │ │ │ │ + andseq sp, r6, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4d164 <__read_chk@plt+0xfebe7d90> │ │ │ │ + bl fec4d0f4 <__read_chk@plt+0xfebe7d20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi cb9eac <__read_chk@plt+0xc54ad8> │ │ │ │ - blmi ce2194 <__read_chk@plt+0xc7cdc0> │ │ │ │ + bmi cb9e3c <__read_chk@plt+0xc54a68> │ │ │ │ + blmi ce2124 <__read_chk@plt+0xc7cd50> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r4, [sp], #-3374 @ 0xfffff2d2 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ @ instruction: 0xf1040300 │ │ │ │ - movwcs pc, #39361 @ 0x99c1 @ │ │ │ │ + movwcs pc, #39273 @ 0x9969 @ │ │ │ │ movweq pc, #21184 @ 0x52c0 @ │ │ │ │ andvs r9, r3, r6 │ │ │ │ - mrc2 0, 0, pc, cr0, cr1, {7} │ │ │ │ + ldc2 0, cr15, [r8, #964]! @ 0x3c4 │ │ │ │ strtmi r9, [r1], -r6, lsl #16 │ │ │ │ - blx 1b2226 <__read_chk@plt+0x14ce52> │ │ │ │ - blls 2a2d60 <__read_chk@plt+0x23d98c> │ │ │ │ - blcs 358010 <__read_chk@plt+0x2f2c3c> │ │ │ │ + blx 1b21b6 <__read_chk@plt+0x14cde2> │ │ │ │ + blls 2a2cf0 <__read_chk@plt+0x23d91c> │ │ │ │ + blcs 357fa0 <__read_chk@plt+0x2f2bcc> │ │ │ │ strcs fp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ stmdage r6, {r0, r1, r2, r3, r8, ip, lr, pc} │ │ │ │ cdp2 0, 12, cr15, cr8, cr7, {6} │ │ │ │ - blmi 888834 <__read_chk@plt+0x823460> │ │ │ │ + blmi 8887c4 <__read_chk@plt+0x8233f0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2d0024 <__read_chk@plt+0x26ac50> │ │ │ │ + blls 2cffb4 <__read_chk@plt+0x26abe0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd12e0300 │ │ │ │ andlt r4, r9, r0, lsr #12 │ │ │ │ ldmdbmi fp, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf76e4479 │ │ │ │ - bls 2b1588 <__read_chk@plt+0x24c1b4> │ │ │ │ + bls 2b15f8 <__read_chk@plt+0x24c224> │ │ │ │ ldmdavs r1, {r0, r1, r9, sl, lr}^ │ │ │ │ - bmi 6d8020 <__read_chk@plt+0x672c4c> │ │ │ │ + bmi 6d7fb0 <__read_chk@plt+0x672bdc> │ │ │ │ @ instruction: 0xf85258aa │ │ │ │ @ instruction: 0xb1b15020 │ │ │ │ smlabtpl r1, sp, r9, lr │ │ │ │ strls r2, [r0], #-515 @ 0xfffffdfd │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf0cc2401 │ │ │ │ ldrb pc, [r6, r1, lsr #19] @ │ │ │ │ strtmi r2, [r1], -r4, lsr #4 │ │ │ │ @ instruction: 0xf0cc2002 │ │ │ │ @ instruction: 0x4603fddf │ │ │ │ sbcle r2, r8, r0, lsl #16 │ │ │ │ movtvs r9, #14342 @ 0x3806 │ │ │ │ cdp2 0, 11, cr15, cr6, cr4, {6} │ │ │ │ movwls lr, #22467 @ 0x57c3 │ │ │ │ - blx ffc3246e <__read_chk@plt+0xffbcd09a> │ │ │ │ + blx fe6323fe <__read_chk@plt+0xfe5cd02a> │ │ │ │ strmi r9, [r1], -r5, lsl #22 │ │ │ │ @ instruction: 0xf76ee7e2 │ │ │ │ - svclt 0x0000eccc │ │ │ │ - eorseq r8, r2, r2, lsl r9 │ │ │ │ + svclt 0x0000ed04 │ │ │ │ + eorseq r8, r2, r2, lsl #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r2, lr, lsl #18 │ │ │ │ - ldrsbteq r8, [r2], -r0 │ │ │ │ - @ instruction: 0x0016d3f8 │ │ │ │ + eorseq r8, r2, lr, ror r9 │ │ │ │ + eorseq r8, r2, r0, asr #18 │ │ │ │ + andseq sp, r6, ip, lsl #6 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ umulllt r4, r2, r0, r6 │ │ │ │ @ instruction: 0xac0a4a6b │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ strmi r4, [lr], -sl, ror #30 │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ movwcc lr, #22852 @ 0x5944 │ │ │ │ - blmi 1b02484 <__read_chk@plt+0x1a9d0b0> │ │ │ │ + blmi 1b02414 <__read_chk@plt+0x1a9d040> │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x46058098 │ │ │ │ strmi r4, [r2], -r3, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xff7ef0ec │ │ │ │ + @ instruction: 0xff26f0ec │ │ │ │ mulge r0, r5, r8 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0x4628d05c │ │ │ │ mrrc2 0, 14, pc, r0, cr10 @ │ │ │ │ @ instruction: 0xf8444606 │ │ │ │ - blmi 17f90ec <__read_chk@plt+0x1793d18> │ │ │ │ + blmi 17f907c <__read_chk@plt+0x1793ca8> │ │ │ │ stmdbeq r8, {r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ svclt 0x00082e00 │ │ │ │ vmax.s8 d20, d1, d30 │ │ │ │ strbmi r0, [r8], -r1, lsl #2 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @@ -148294,320 +148266,320 @@ │ │ │ │ stmdacs r0, {r2, r3, sl, fp} │ │ │ │ ldrtmi sp, [r1], -r9, asr #32 │ │ │ │ @ instruction: 0xf1a4463a │ │ │ │ @ instruction: 0xf0e9000c │ │ │ │ @ instruction: 0xf854f9cf │ │ │ │ adcsmi r0, r0, #16, 24 @ 0x1000 │ │ │ │ strtmi fp, [r8], -r8, lsl #30 │ │ │ │ - blx fe8324b6 <__read_chk@plt+0xfe7cd0e2> │ │ │ │ - blle 16bd930 <__read_chk@plt+0x165855c> │ │ │ │ + blx fe832446 <__read_chk@plt+0xfe7cd072> │ │ │ │ + blle 16bd8c0 <__read_chk@plt+0x16584ec> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8c8d001 │ │ │ │ @ instruction: 0xf8546000 │ │ │ │ tstlt fp, r0, lsl ip │ │ │ │ andseq pc, r0, r4, lsr #3 │ │ │ │ - stc2 0, cr15, [r4, #972] @ 0x3cc │ │ │ │ + stc2 0, cr15, [ip, #-972]! @ 0xfffffc34 │ │ │ │ svceq 0x00c043f0 │ │ │ │ @ instruction: 0xf50d4a3c │ │ │ │ - blmi e8a740 <__read_chk@plt+0xe2536c> │ │ │ │ + blmi e8a6d0 <__read_chk@plt+0xe252fc> │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd15b │ │ │ │ andlt r5, r2, r1, lsl #27 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0x46504934 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ @ instruction: 0x4681fdf5 │ │ │ │ ldceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ @ instruction: 0x4632b170 │ │ │ │ strmi r4, [r1], -lr, lsr #8 │ │ │ │ @ instruction: 0xf76e4628 │ │ │ │ - @ instruction: 0x4648ef9c │ │ │ │ + @ instruction: 0x4648efd4 │ │ │ │ stcge 8, cr15, [r1], {6} │ │ │ │ @ instruction: 0xf872f0ea │ │ │ │ andseq pc, r4, r4, lsr #3 │ │ │ │ - ldc2l 0, cr15, [r8, #-972] @ 0xfffffc34 │ │ │ │ + stc2 0, cr15, [r0, #-972] @ 0xfffffc34 │ │ │ │ ldcvs 8, cr15, [r0], {84} @ 0x54 │ │ │ │ stmdbmi r8!, {r0, r2, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [sl], {110} @ 0x6e │ │ │ │ + stcl 7, cr15, [r2], {110} @ 0x6e │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ - blx 1c321da <__read_chk@plt+0x1bcce06> │ │ │ │ + blx 1c3216a <__read_chk@plt+0x1bccd96> │ │ │ │ ldccc 8, cr15, [r0], {84} @ 0x54 │ │ │ │ @ instruction: 0xf1a4b11b │ │ │ │ @ instruction: 0xf0f30010 │ │ │ │ - andcs pc, r0, r3, asr #26 │ │ │ │ - bmi 8f00b0 <__read_chk@plt+0x88acdc> │ │ │ │ + andcs pc, r0, fp, ror #25 │ │ │ │ + bmi 8f0040 <__read_chk@plt+0x88ac6c> │ │ │ │ ldmdbmi pc, {r0, sp} @ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - cdp2 0, 14, cr15, cr6, cr12, {7} │ │ │ │ + cdp2 0, 8, cr15, cr14, cr12, {7} │ │ │ │ ldr r2, [r5, r0]! │ │ │ │ - svc 0x0062f76e │ │ │ │ + svc 0x009af76e │ │ │ │ @ instruction: 0xf0e86800 │ │ │ │ - blmi 7b4df8 <__read_chk@plt+0x74fa24> │ │ │ │ + blmi 7b4d88 <__read_chk@plt+0x74f9b4> │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf8442103 │ │ │ │ ldrbtmi r0, [fp], #-3092 @ 0xfffff3ec │ │ │ │ andcs r2, r5, r4, lsl #4 │ │ │ │ @ instruction: 0xf880f0cc │ │ │ │ ldcne 8, cr15, [r4], {84} @ 0x54 │ │ │ │ tstls r0, r1, asr #2 │ │ │ │ ldmdbmi r3, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ andcs r4, r1, sl, asr #12 │ │ │ │ @ instruction: 0xf0ec4479 │ │ │ │ - ldr pc, [r0, r9, asr #29] │ │ │ │ + @ instruction: 0xe790fe71 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ @ instruction: 0xf76ee7f3 │ │ │ │ - svclt 0x0000ebda │ │ │ │ - eorseq r8, r2, r2, lsr #16 │ │ │ │ - eorseq r8, r2, r0, lsl r8 │ │ │ │ + svclt 0x0000ec12 │ │ │ │ + mlaseq r2, r2, r8, r8 │ │ │ │ + eorseq r8, r2, r0, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sp, r6, sl, asr r3 │ │ │ │ + andseq sp, r6, lr, ror #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r8, r2, r6, asr #14 │ │ │ │ - @ instruction: 0x0016d2b8 │ │ │ │ - andseq r8, r6, r2, lsr r8 │ │ │ │ - andseq sp, r6, ip, asr #4 │ │ │ │ - andseq sp, r6, sl, lsr #4 │ │ │ │ - andseq sp, r6, sl, lsr r2 │ │ │ │ - andseq sp, r6, r4, asr #4 │ │ │ │ - andseq pc, r9, r2, asr #13 │ │ │ │ + ldrhteq r8, [r2], -r6 │ │ │ │ + andseq sp, r6, ip, asr #3 │ │ │ │ + andseq r8, r6, r6, asr #14 │ │ │ │ + andseq sp, r6, r0, ror #2 │ │ │ │ + andseq sp, r6, lr, lsr r1 │ │ │ │ + andseq sp, r6, lr, asr #2 │ │ │ │ + andseq sp, r6, r8, asr r1 │ │ │ │ + @ instruction: 0x0019f5d6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 0, cr15, cr8, cr12, {6} │ │ │ │ stmib sp, {r3, r4, r5, r6, r7, ip, sp, pc}^ │ │ │ │ - bmi ff3fee84 <__read_chk@plt+0xff399ab0> │ │ │ │ + bmi ff3fee14 <__read_chk@plt+0xff399a40> │ │ │ │ ldrbtmi r4, [sl], #-3020 @ 0xfffff434 │ │ │ │ strls r9, [ip], #-3198 @ 0xfffff382 │ │ │ │ ldmpl r3, {r0, r1, r2, r8, ip, pc}^ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf04f9377 │ │ │ │ - blmi ff2f6e78 <__read_chk@plt+0xff291aa4> │ │ │ │ + blmi ff2f6e08 <__read_chk@plt+0xff291a34> │ │ │ │ ldrbtmi r9, [fp], #-526 @ 0xfffffdf2 │ │ │ │ movwls r9, #33296 @ 0x8210 │ │ │ │ stmdacs r0, {r0, r1, r3, ip, pc} │ │ │ │ sbcshi pc, r9, r0 │ │ │ │ strmi r4, [r4], -r4, asr #19 │ │ │ │ andcs r4, r5, r2, lsl #12 │ │ │ │ mcrne 4, 3, r4, cr5, cr9, {3} │ │ │ │ - cdp2 0, 7, cr15, cr12, cr12, {7} │ │ │ │ + cdp2 0, 2, cr15, cr4, cr12, {7} │ │ │ │ @ instruction: 0xf76ee007 │ │ │ │ - stmdavs r3, {r1, r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ andscc pc, r4, r3, lsr r8 @ │ │ │ │ movwpl pc, #1043 @ 0x413 @ │ │ │ │ @ instruction: 0xf815d01a │ │ │ │ stccs 15, cr4, [r0], {1} │ │ │ │ - blls 2eaa80 <__read_chk@plt+0x2856ac> │ │ │ │ + blls 2eaa10 <__read_chk@plt+0x28563c> │ │ │ │ stmdals fp, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xf804f10d │ │ │ │ + @ instruction: 0xffacf10c │ │ │ │ andsvs r9, r8, r7, lsl #22 │ │ │ │ - bmi feebf2c4 <__read_chk@plt+0xfee59ef0> │ │ │ │ + bmi feebf254 <__read_chk@plt+0xfee59e80> │ │ │ │ ldrbtmi r4, [sl], #-2995 @ 0xfffff44d │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi sl, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ rsbslt r4, r8, r0, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ tstlt r2, r7, lsl #20 │ │ │ │ - bls 34e334 <__read_chk@plt+0x2e8f60> │ │ │ │ + bls 34e2c4 <__read_chk@plt+0x2e8ef0> │ │ │ │ movwcs fp, #266 @ 0x10a │ │ │ │ @ instruction: 0xf0f16013 │ │ │ │ - @ instruction: 0xf00dfc61 │ │ │ │ - blmi febf4b44 <__read_chk@plt+0xfeb8f770> │ │ │ │ - bmi febdc71c <__read_chk@plt+0xfeb77348> │ │ │ │ + @ instruction: 0xf00dfc09 │ │ │ │ + blmi febf4ad4 <__read_chk@plt+0xfeb8f700> │ │ │ │ + bmi febdc6ac <__read_chk@plt+0xfeb772d8> │ │ │ │ stmpl sl, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ ldmdavs r0, {r6, r8, r9, ip, lr} │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 @ │ │ │ │ vldrle d2, [r0, #-0] │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf04f0940 │ │ │ │ - blls 434a14 <__read_chk@plt+0x3cf640> │ │ │ │ + blls 4349a4 <__read_chk@plt+0x3cf5d0> │ │ │ │ svclt 0x00182800 │ │ │ │ svclt 0x001f2b00 │ │ │ │ ldmdavs r3, {r1, r3, r4, r9, sl, lr} │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ - blmi fe84e380 <__read_chk@plt+0xfe7e8fac> │ │ │ │ + blmi fe84e310 <__read_chk@plt+0xfe7e8f3c> │ │ │ │ stmiapl r3!, {r3, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0de6818 │ │ │ │ - blmi fe7f5dd4 <__read_chk@plt+0xfe790a00> │ │ │ │ + blmi fe7f5d64 <__read_chk@plt+0xfe790990> │ │ │ │ vst4.8 {d25-d28}, [pc] │ │ │ │ strls r7, [r8], #-708 @ 0xfffffd3c │ │ │ │ stmiapl r4!, {r2, r4, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf76e4621 │ │ │ │ - @ instruction: 0x4620ed7c │ │ │ │ - cdp 7, 14, cr15, cr0, cr14, {3} │ │ │ │ + @ instruction: 0x4620edb4 │ │ │ │ + svc 0x0018f76e │ │ │ │ cmnle ip, r0, lsl #16 │ │ │ │ @ instruction: 0x9c084b92 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movwcc r4, #6800 @ 0x1a90 │ │ │ │ stmpl sl, {r3, r8, fp, ip, pc} │ │ │ │ andsvs sl, r3, r0, lsl r9 │ │ │ │ - bls 3dcf9c <__read_chk@plt+0x377bc8> │ │ │ │ + bls 3dcf2c <__read_chk@plt+0x377b58> │ │ │ │ andcs r9, r0, #805306369 @ 0x30000001 │ │ │ │ - blcs 11abc4 <__read_chk@plt+0xb57f0> │ │ │ │ + blcs 11ab54 <__read_chk@plt+0xb5780> │ │ │ │ adcshi pc, r3, r0 │ │ │ │ andcs r9, r0, #12, 22 @ 0x3000 │ │ │ │ - blmi fe39af9c <__read_chk@plt+0xfe335bc8> │ │ │ │ + blmi fe39af2c <__read_chk@plt+0xfe335b58> │ │ │ │ andls r9, r4, #8, 26 @ 0x200 │ │ │ │ smlattls r0, fp, r8, r5 │ │ │ │ stmib sp, {r1, r4, r8, fp, sp, pc}^ │ │ │ │ - blge 47efa0 <__read_chk@plt+0x419bcc> │ │ │ │ - bls 2dafa0 <__read_chk@plt+0x275bcc> │ │ │ │ + blge 47ef30 <__read_chk@plt+0x419b5c> │ │ │ │ + bls 2daf30 <__read_chk@plt+0x275b5c> │ │ │ │ stmdbgt r3, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ - blx ff4b24e4 <__read_chk@plt+0xff44d110> │ │ │ │ + blx ff4b2474 <__read_chk@plt+0xff44d0a0> │ │ │ │ strmi r4, [r4], -r0, lsl #23 │ │ │ │ stmdavs r1, {r0, r1, r2, r3, fp, sp, pc} │ │ │ │ ldmdavs r3, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ andsvs r3, r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf0f3b109 │ │ │ │ - blls 2f54b8 <__read_chk@plt+0x2900e4> │ │ │ │ + blls 2f52e8 <__read_chk@plt+0x28ff14> │ │ │ │ mcrls 1, 0, fp, cr7, cr3, {5} │ │ │ │ orrslt r6, r8, r0, lsr r8 │ │ │ │ - ldcl 7, cr15, [sl, #-440]! @ 0xfffffe48 │ │ │ │ + ldc 7, cr15, [r2, #440]! @ 0x1b8 │ │ │ │ strcc r0, [r1, #-133] @ 0xffffff7b │ │ │ │ @ instruction: 0xf0f34628 │ │ │ │ - strtmi pc, [r9], -fp, lsr #27 │ │ │ │ + @ instruction: 0x4629fd53 │ │ │ │ ldcge 8, cr6, [r1, #-200] @ 0xffffff38 │ │ │ │ @ instruction: 0xf0516028 │ │ │ │ stmdavs lr!, {r0, r1, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0004286 │ │ │ │ strtmi r8, [r8], -r3, lsr #1 │ │ │ │ - stc2 0, cr15, [r6], #-972 @ 0xfffffc34 │ │ │ │ + blx ff4b274a <__read_chk@plt+0xff44d376> │ │ │ │ orrlt r9, fp, r0, lsl fp │ │ │ │ - blcs 11d01c <__read_chk@plt+0xb7c48> │ │ │ │ + blcs 11cfac <__read_chk@plt+0xb7bd8> │ │ │ │ ldmvs sp, {r0, r4, r6, ip, lr, pc} │ │ │ │ suble r2, pc, r0, lsl #26 │ │ │ │ stccs 8, cr6, [r0, #-180] @ 0xffffff4c │ │ │ │ stmdavs lr!, {r2, r3, r6, ip, lr, pc} │ │ │ │ suble r2, r9, r0, lsl #28 │ │ │ │ - blcs 1504d8 <__read_chk@plt+0xeb104> │ │ │ │ + blcs 150468 <__read_chk@plt+0xeb094> │ │ │ │ ldmdage r0, {r1, r2, r4, r5, r6, ip, lr, pc} │ │ │ │ - ldc2 0, cr15, [r2], {243} @ 0xf3 │ │ │ │ + blx fefb2772 <__read_chk@plt+0xfef4d39e> │ │ │ │ tstlt r3, r9, lsl #22 │ │ │ │ - blcs 110488 <__read_chk@plt+0xab0b4> │ │ │ │ - blmi 19ea61c <__read_chk@plt+0x1985248> │ │ │ │ + blcs 110418 <__read_chk@plt+0xab044> │ │ │ │ + blmi 19ea5ac <__read_chk@plt+0x19851d8> │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ ldmdbge r4, {r3, fp, ip, pc} │ │ │ │ movwls r5, #55491 @ 0xd8c3 │ │ │ │ @ instruction: 0xf76e4618 │ │ │ │ - andcs lr, r1, ip, lsl #26 │ │ │ │ + andcs lr, r1, r4, asr #26 │ │ │ │ stc2l 0, cr15, [r0, #-56]! @ 0xffffffc8 │ │ │ │ - bmi 18b0148 <__read_chk@plt+0x184ad74> │ │ │ │ + bmi 18b00d8 <__read_chk@plt+0x184ad04> │ │ │ │ ldmdbmi lr, {r0, r2, sp}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - stc2 0, cr15, [r4, #944]! @ 0x3b0 │ │ │ │ - blcs 11d068 <__read_chk@plt+0xb7c94> │ │ │ │ + stc2l 0, cr15, [ip, #-944] @ 0xfffffc50 │ │ │ │ + blcs 11cff8 <__read_chk@plt+0xb7c24> │ │ │ │ svcge 0x0038f43f │ │ │ │ ldrbtmi r4, [r8], #-2138 @ 0xfffff7a6 │ │ │ │ - blls 370118 <__read_chk@plt+0x30ad44> │ │ │ │ + blls 3700a8 <__read_chk@plt+0x30acd4> │ │ │ │ andls r2, lr, #0, 4 │ │ │ │ tstlt r3, r0, lsl r2 │ │ │ │ - blls 2ce4cc <__read_chk@plt+0x2690f8> │ │ │ │ + blls 2ce45c <__read_chk@plt+0x269088> │ │ │ │ stmdals r7, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx ffa3283e <__read_chk@plt+0xff9cd46a> │ │ │ │ + blx fe4327ce <__read_chk@plt+0xfe3cd3fa> │ │ │ │ andcs r4, r5, #84992 @ 0x14c00 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf00d447b │ │ │ │ - blls 3f4c7c <__read_chk@plt+0x38f8a8> │ │ │ │ - blcs 11ccb0 <__read_chk@plt+0xb78dc> │ │ │ │ + blls 3f4c0c <__read_chk@plt+0x38f838> │ │ │ │ + blcs 11cc40 <__read_chk@plt+0xb786c> │ │ │ │ stmdbmi pc, {r0, r1, r2, r4, r5, ip, lr, pc}^ @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - stc2 0, cr15, [r0, #944] @ 0x3b0 │ │ │ │ + stc2 0, cr15, [r8, #-944]! @ 0xfffffc50 │ │ │ │ @ instruction: 0xff3cf04e │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stcls 7, cr14, [sl, #-400] @ 0xfffffe70 │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 3a2910 <__read_chk@plt+0x33d53c> │ │ │ │ + blls 3a28a0 <__read_chk@plt+0x33d4cc> │ │ │ │ @ instruction: 0xf0f31d18 │ │ │ │ - bls 3b53c8 <__read_chk@plt+0x34fff4> │ │ │ │ + bls 3b51f8 <__read_chk@plt+0x34fe24> │ │ │ │ ldmvs r6, {r4, r8, r9, fp, ip, pc} │ │ │ │ mcrcs 0, 0, r6, cr0, cr3, {2} │ │ │ │ stccs 0, cr13, [r0, #-696] @ 0xfffffd48 │ │ │ │ - blls 4aa5b4 <__read_chk@plt+0x4451e0> │ │ │ │ + blls 4aa544 <__read_chk@plt+0x445170> │ │ │ │ @ instruction: 0xb1a3682e │ │ │ │ suble r2, r6, r0, lsl #28 │ │ │ │ eorsvs r2, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xb3239b07 │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ strtmi sp, [r8], -r5, asr #32 │ │ │ │ - ldcl 7, cr15, [r2], #440 @ 0x1b8 │ │ │ │ + stc 7, cr15, [sl, #-440]! @ 0xfffffe48 │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0946073 │ │ │ │ adcsvs pc, r0, r9, lsr #25 │ │ │ │ stmdbls sl, {r1, r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ cdpcs 7, 0, cr14, cr0, cr10, {2} │ │ │ │ @ instruction: 0x4628d092 │ │ │ │ - blx fe9b28c2 <__read_chk@plt+0xfe94d4ee> │ │ │ │ - bmi e30330 <__read_chk@plt+0xdcaf5c> │ │ │ │ + blx 13b2852 <__read_chk@plt+0x134d47e> │ │ │ │ + bmi e302c0 <__read_chk@plt+0xdcaeec> │ │ │ │ @ instruction: 0xe7c4447a │ │ │ │ @ instruction: 0xf76e980b │ │ │ │ - ldmdavs r3!, {r1, r2, r3, r4, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ + ldmdavs r3!, {r1, r2, r4, r8, sl, fp, sp, lr, pc}^ │ │ │ │ svclt 0x00c44283 │ │ │ │ movwcc r6, #6323 @ 0x18b3 │ │ │ │ ldmvs r2!, {r0, r1, r3, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xd1c3429a │ │ │ │ stcmi 7, cr14, [sp, #-492]! @ 0xfffffe14 │ │ │ │ ldrbtmi r9, [sp], #-2823 @ 0xfffff4f9 │ │ │ │ stmdami ip!, {r0, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf10c4478 │ │ │ │ - blls 376064 <__read_chk@plt+0x310c90> │ │ │ │ + blls 375e94 <__read_chk@plt+0x310ac0> │ │ │ │ @ instruction: 0xe7786018 │ │ │ │ strtmi r9, [r8], -r7, lsl #26 │ │ │ │ - blx fe1b2902 <__read_chk@plt+0xfe14d52e> │ │ │ │ + blx bb2892 <__read_chk@plt+0xb4d4be> │ │ │ │ ldrb r6, [r9, -lr, lsr #32] │ │ │ │ @ instruction: 0xf0f32004 │ │ │ │ - blls 3b5914 <__read_chk@plt+0x350540> │ │ │ │ + blls 3b5744 <__read_chk@plt+0x350370> │ │ │ │ ldmvs fp, {r4, r5, sp, lr} │ │ │ │ movwcs r6, #2077 @ 0x81d │ │ │ │ - blls 48e5f8 <__read_chk@plt+0x429224> │ │ │ │ + blls 48e588 <__read_chk@plt+0x4291b4> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ andcs sl, ip, r1, ror #30 │ │ │ │ - stc2l 0, cr15, [r8], #972 @ 0x3cc │ │ │ │ + ldc2 0, cr15, [r0], {243} @ 0xf3 │ │ │ │ eorvs r4, r8, r6, lsl #12 │ │ │ │ @ instruction: 0x462be7b2 │ │ │ │ ldrbtmi r4, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ stmdbls fp, {r0, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strmi r2, [r8], -r0, lsl #4 │ │ │ │ stclpl 6, cr4, [pc], {136} @ 0x88 │ │ │ │ @ instruction: 0xf09454ca │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andvc pc, r3, r8, lsl #16 │ │ │ │ stmdavs lr!, {r0, r1, r9, sl, lr} │ │ │ │ addle r2, fp, r0, lsl #28 │ │ │ │ - bcs 150650 <__read_chk@plt+0xeb27c> │ │ │ │ + bcs 1505e0 <__read_chk@plt+0xeb20c> │ │ │ │ strb sp, [r0, -r1, asr #1] │ │ │ │ - b 6b4348 <__read_chk@plt+0x64ef74> │ │ │ │ - eorseq r8, r2, r2, lsr #12 │ │ │ │ + b 14b42d8 <__read_chk@plt+0x144ef04> │ │ │ │ + mlaseq r2, r2, r6, r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r2, sl, lsl #12 │ │ │ │ - @ instruction: 0x0016d1d8 │ │ │ │ - ldrhteq r8, [r2], -lr │ │ │ │ + eorseq r8, r2, sl, ror r6 │ │ │ │ + andseq sp, r6, ip, ror #1 │ │ │ │ + eorseq r8, r2, lr, lsr #12 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ - andseq r5, r5, r4, lsl #4 │ │ │ │ - andseq sp, r6, r6, lsr #32 │ │ │ │ - eoreq r5, fp, lr, ror #9 │ │ │ │ - @ instruction: 0x00154bfc │ │ │ │ - @ instruction: 0x0016cff6 │ │ │ │ - andseq pc, r9, ip, asr #7 │ │ │ │ - eoreq r5, fp, r6, lsr #8 │ │ │ │ - eoreq r5, fp, r0, lsr #8 │ │ │ │ - ldrdeq r5, [fp], -lr @ │ │ │ │ + andseq r5, r5, ip, asr #2 │ │ │ │ + andseq ip, r6, sl, lsr pc │ │ │ │ + strdeq r5, [fp], -r2 @ │ │ │ │ + andseq r4, r5, r4, asr #22 │ │ │ │ + andseq ip, r6, sl, lsl #30 │ │ │ │ + andseq pc, r9, r0, ror #5 │ │ │ │ + eoreq r5, fp, sl, lsr #6 │ │ │ │ + eoreq r5, fp, r4, lsr #6 │ │ │ │ + eoreq r5, fp, r2, ror #5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 0, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0x2600b0fa │ │ │ │ movwcs lr, #39373 @ 0x99cd │ │ │ │ @ instruction: 0x2618f8df │ │ │ │ @@ -148622,499 +148594,499 @@ │ │ │ │ movwls r6, #30225 @ 0x7611 │ │ │ │ stmdacs r0, {r3, ip, pc} │ │ │ │ teqphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r9, r5, r8, lsl #24 │ │ │ │ ldrbne pc, [r0, #2271]! @ 0x8df @ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ - stc2 0, cr15, [lr], #944 @ 0x3b0 │ │ │ │ + mrrc2 0, 14, pc, r6, cr12 @ │ │ │ │ and r9, r8, r0, lsl r4 │ │ │ │ - bl 8b43f4 <__read_chk@plt+0x84f020> │ │ │ │ + bl 16b4384 <__read_chk@plt+0x164efb0> │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldreq r3, [fp], #21 │ │ │ │ strtmi sp, [r7], -r0, lsr #10 │ │ │ │ @ instruction: 0xf8144646 │ │ │ │ vstrcs d5, [r0, #-4] │ │ │ │ strdlt sp, [r6, -r2] │ │ │ │ - blls 29c298 <__read_chk@plt+0x236ec4> │ │ │ │ + blls 29c228 <__read_chk@plt+0x236e54> │ │ │ │ tstlt fp, r8, lsl #16 │ │ │ │ - cdp2 1, 3, cr15, cr2, cr12, {0} │ │ │ │ + ldc2l 1, cr15, [sl, #48] @ 0x30 │ │ │ │ andsvs r9, r8, r6, lsl #22 │ │ │ │ @ instruction: 0xf8df2400 │ │ │ │ @ instruction: 0xf8df25b4 │ │ │ │ ldrbtmi r3, [sl], #-1444 @ 0xfffffa5c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r3, #64 @ 0x40 │ │ │ │ rsbslt r4, sl, r0, lsr #12 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrls fp, [r0, -r6, lsl #2] │ │ │ │ tstlt r3, r9, lsl #22 │ │ │ │ movwcs r9, #2569 @ 0xa09 │ │ │ │ @ instruction: 0xf8df6013 │ │ │ │ - bls 2c3cbc <__read_chk@plt+0x25e8e8> │ │ │ │ + bls 2c3c4c <__read_chk@plt+0x25e878> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 @ │ │ │ │ vldrle d2, [r4, #-0] │ │ │ │ ldrbcc pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs r5, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r8, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ @ instruction: 0xf04e0940 │ │ │ │ - blls 3f6670 <__read_chk@plt+0x39129c> │ │ │ │ + blls 3f6600 <__read_chk@plt+0x39122c> │ │ │ │ svclt 0x00182800 │ │ │ │ svclt 0x001f2b00 │ │ │ │ ldmdavs r3, {r1, r3, r4, r9, sl, lr} │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xf8df6013 │ │ │ │ stcls 5, cr3, [r7], {76} @ 0x4c │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldc2l 0, cr15, [r2], {222} @ 0xde │ │ │ │ strbcc pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ vst4.8 {d25-d28}, [pc] │ │ │ │ strls r7, [r7], #-708 @ 0xfffffd3c │ │ │ │ stmiapl r4!, {r1, r2, r4, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf76e4621 │ │ │ │ - strtmi lr, [r0], -r8, lsr #23 │ │ │ │ + strtmi lr, [r0], -r0, ror #23 │ │ │ │ movwls r2, #49920 @ 0xc300 │ │ │ │ - stc 7, cr15, [sl, #-440] @ 0xfffffe48 │ │ │ │ + stcl 7, cr15, [r2, #-440] @ 0xfffffe48 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df80cb │ │ │ │ stcls 5, cr3, [r7], {24} │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ strcs pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ stmdbls r7, {r0, r8, r9, ip, sp} │ │ │ │ andsvs r5, r3, sl, lsl #17 │ │ │ │ andsls r9, r5, #8, 20 @ 0x8000 │ │ │ │ andsls r2, r4, #0, 4 │ │ │ │ - bcs 11cf54 <__read_chk@plt+0xb7b80> │ │ │ │ + bcs 11cee4 <__read_chk@plt+0xb7b10> │ │ │ │ rschi pc, r4, r0 │ │ │ │ ldmdavs r2, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r0, r3, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bcs 116a98 <__read_chk@plt+0xb16c4> │ │ │ │ + bcs 116a28 <__read_chk@plt+0xb1654> │ │ │ │ msrhi SPSR_fxc, r0 │ │ │ │ ldmdage r2, {r0, r4, r9, fp, sp, pc} │ │ │ │ tstcs r0, fp, lsl #22 │ │ │ │ @ instruction: 0xf8df9305 │ │ │ │ stcls 4, cr3, [r7, #-864] @ 0xfffffca0 │ │ │ │ stmiapl fp!, {r2, r8, ip, pc}^ │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ movwls sl, #6926 @ 0x1b0e │ │ │ │ andls sl, r0, #20, 22 @ 0x5000 │ │ │ │ ldm r3, {r1, r2, r9, fp, ip, pc} │ │ │ │ - blls 33677c <__read_chk@plt+0x2d13a8> │ │ │ │ + blls 33670c <__read_chk@plt+0x2d1338> │ │ │ │ @ instruction: 0xf8e6f050 │ │ │ │ strtcc pc, [ip], #2271 @ 0x8df │ │ │ │ stmdage pc, {r2, r9, sl, lr} @ │ │ │ │ stmdavs r1, {r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - blcc 1507d0 <__read_chk@plt+0xeb3fc> │ │ │ │ + blcc 150760 <__read_chk@plt+0xeb38c> │ │ │ │ tstlt r9, r3, lsl r0 │ │ │ │ - blx 16b2b58 <__read_chk@plt+0x164d784> │ │ │ │ + @ instruction: 0xf9fef0f3 │ │ │ │ @ instruction: 0xb1b39b06 │ │ │ │ ldmdavs r0!, {r1, r2, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf76eb198 │ │ │ │ - umulleq lr, r5, r2, fp │ │ │ │ + addeq lr, r5, sl, asr #23 │ │ │ │ strtmi r3, [r8], -r1, lsl #10 │ │ │ │ - blx ff1b2b72 <__read_chk@plt+0xff14d79e> │ │ │ │ + blx 1bb2b02 <__read_chk@plt+0x1b4d72e> │ │ │ │ ldmdavs r2!, {r0, r3, r5, r9, sl, lr} │ │ │ │ eorvs sl, r8, r0, lsl sp │ │ │ │ @ instruction: 0xffe2f050 │ │ │ │ addmi r6, r3, #2818048 @ 0x2b0000 │ │ │ │ cmnphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0f34628 │ │ │ │ - ldmdals r2, {r0, r2, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdals r2, {r0, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ tstlt r8, r2, lsl sp │ │ │ │ - blcs 1147d4 <__read_chk@plt+0xaf400> │ │ │ │ + blcs 114764 <__read_chk@plt+0xaf390> │ │ │ │ addshi pc, r9, r0, asr #32 │ │ │ │ - blcs 11d414 <__read_chk@plt+0xb8040> │ │ │ │ - blls 3aa8dc <__read_chk@plt+0x345508> │ │ │ │ + blcs 11d3a4 <__read_chk@plt+0xb7fd0> │ │ │ │ + blls 3aa86c <__read_chk@plt+0x345498> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 396c50 <__read_chk@plt+0x33187c> │ │ │ │ + blls 396be0 <__read_chk@plt+0x33180c> │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ tstphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ - blcs 1109f4 <__read_chk@plt+0xab620> │ │ │ │ + blcs 110984 <__read_chk@plt+0xab5b0> │ │ │ │ tstphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ movwls r6, #51227 @ 0xc81b │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs sp, {r0, r4, r8, pc} │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blls 396d20 <__read_chk@plt+0x33194c> │ │ │ │ + blls 396cb0 <__read_chk@plt+0x3318dc> │ │ │ │ stmdavs r3, {r3, r4, r6, r7, fp, sp, lr}^ │ │ │ │ andcc fp, r4, r3, lsr #2 │ │ │ │ - blx 632bdc <__read_chk@plt+0x5cd808> │ │ │ │ + @ instruction: 0xf9bcf0f3 │ │ │ │ ldmvs r8, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 550a2c <__read_chk@plt+0x4eb658> │ │ │ │ + blls 5509bc <__read_chk@plt+0x4eb5e8> │ │ │ │ mvnlt r6, r3, asr #32 │ │ │ │ - bcs 11d050 <__read_chk@plt+0xb7c7c> │ │ │ │ + bcs 11cfe0 <__read_chk@plt+0xb7c0c> │ │ │ │ mrshi pc, (UNDEF: 78) @ │ │ │ │ ldmdavs r5, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stccs 0, cr8, [r0, #-1000] @ 0xfffffc18 │ │ │ │ cmpphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ eorvs r2, fp, r2, lsl #6 │ │ │ │ - blcs 11d454 <__read_chk@plt+0xb8080> │ │ │ │ + blcs 11d3e4 <__read_chk@plt+0xb8010> │ │ │ │ cmpphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4630681e │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf76e8113 │ │ │ │ - rsbvs lr, r8, r8, lsr fp │ │ │ │ + rsbvs lr, r8, r0, ror fp │ │ │ │ @ instruction: 0xf0944630 │ │ │ │ adcvs pc, r8, pc, ror #21 │ │ │ │ tstlt fp, r9, lsl #22 │ │ │ │ - blcs 1108cc <__read_chk@plt+0xab4f8> │ │ │ │ + blcs 11085c <__read_chk@plt+0xab488> │ │ │ │ mrshi pc, CPSR @ │ │ │ │ @ instruction: 0xf44f4bf0 │ │ │ │ stmdals r7, {r2, r6, r7, r9, ip, sp, lr} │ │ │ │ stmiapl r3, {r1, r2, r4, r8, fp, sp, pc}^ │ │ │ │ ldrmi r9, [r8], -sp, lsl #6 │ │ │ │ - b ffb34630 <__read_chk@plt+0xffacf25c> │ │ │ │ + bl 9345c0 <__read_chk@plt+0x8cf1ec> │ │ │ │ @ instruction: 0xf00e2000 │ │ │ │ @ instruction: 0xe6f2fb3d │ │ │ │ andcs r4, r5, fp, ror #21 │ │ │ │ ldrbtmi r4, [sl], #-2539 @ 0xfffff615 │ │ │ │ @ instruction: 0xf0ec4479 │ │ │ │ - blls 2b5694 <__read_chk@plt+0x2502c0> │ │ │ │ - bls 308c38 <__read_chk@plt+0x2a3864> │ │ │ │ + blls 2b54c4 <__read_chk@plt+0x2500f0> │ │ │ │ + bls 308bc8 <__read_chk@plt+0x2a37f4> │ │ │ │ andsls r4, r0, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ usat sl, #1, pc, asr #29 @ │ │ │ │ movwcs r9, #2569 @ 0xa09 │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, ip, pc}^ │ │ │ │ tstlt r2, r1, lsl r3 │ │ │ │ - blls 28e8fc <__read_chk@plt+0x229528> │ │ │ │ + blls 28e88c <__read_chk@plt+0x2294b8> │ │ │ │ stmdals r6, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf9bef0f3 │ │ │ │ + @ instruction: 0xf966f0f3 │ │ │ │ andcs r4, r5, #228352 @ 0x37c00 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf00c447b │ │ │ │ - blls 336830 <__read_chk@plt+0x2d145c> │ │ │ │ - blcs 11d0f0 <__read_chk@plt+0xb7d1c> │ │ │ │ + blls 3367c0 <__read_chk@plt+0x2d13ec> │ │ │ │ + blcs 11d080 <__read_chk@plt+0xb7cac> │ │ │ │ adchi pc, lr, r0 │ │ │ │ ldrdcs r4, [r1], -sl │ │ │ │ @ instruction: 0xf0ec4479 │ │ │ │ - @ instruction: 0xf04efb59 │ │ │ │ - blls 4f5d38 <__read_chk@plt+0x490964> │ │ │ │ + @ instruction: 0xf04efb01 │ │ │ │ + blls 4f5cc8 <__read_chk@plt+0x4908f4> │ │ │ │ andls r2, ip, #0, 4 │ │ │ │ @ instruction: 0xe713681b │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ andcs r8, r0, #150 @ 0x96 │ │ │ │ @ instruction: 0xe729a812 │ │ │ │ strmi r9, [r2], -sl, lsl #16 │ │ │ │ @ instruction: 0xf76ee726 │ │ │ │ - ldrdeq lr, [r6], lr @ │ │ │ │ + addeq lr, r6, r6, lsl fp │ │ │ │ svcge 0x00133601 │ │ │ │ @ instruction: 0xf0f34630 │ │ │ │ - ldrtmi pc, [r1], -sp, lsl #22 @ │ │ │ │ + @ instruction: 0x4631fab5 │ │ │ │ movwcs r6, #2090 @ 0x82a │ │ │ │ mrcge 0, 0, r9, cr0, cr0, {0} │ │ │ │ @ instruction: 0xf050603b │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0004283 │ │ │ │ ldrtmi r8, [r0], -r8, lsl #1 │ │ │ │ - @ instruction: 0xf986f0f3 │ │ │ │ + @ instruction: 0xf92ef0f3 │ │ │ │ tstlt r3, fp, lsr r8 │ │ │ │ @ instruction: 0xf0f34638 │ │ │ │ - blls 3b4f3c <__read_chk@plt+0x34fb68> │ │ │ │ - blls 3a2dc8 <__read_chk@plt+0x33d9f4> │ │ │ │ + blls 3b4d6c <__read_chk@plt+0x34f998> │ │ │ │ + blls 3a2d58 <__read_chk@plt+0x33d984> │ │ │ │ @ instruction: 0xb10b689b │ │ │ │ movwls r6, #51227 @ 0xc81b │ │ │ │ @ instruction: 0xb12b9b0c │ │ │ │ tstlt sp, sp, lsl r8 │ │ │ │ - blcs 1909fc <__read_chk@plt+0x12b628> │ │ │ │ + blcs 19098c <__read_chk@plt+0x12b5b8> │ │ │ │ rschi pc, fp, r0 │ │ │ │ ldmdavs r8, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r4, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf76e8088 │ │ │ │ - strmi lr, [r5], -sl, lsr #21 │ │ │ │ + strmi lr, [r5], -r2, ror #21 │ │ │ │ tstlt r8, r2, lsl r8 │ │ │ │ - b fea3472c <__read_chk@plt+0xfe9cf358> │ │ │ │ + b ff8346bc <__read_chk@plt+0xff7cf2e8> │ │ │ │ stmdane lr!, {r0, r1, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf0f34630 │ │ │ │ - blls 5b54d4 <__read_chk@plt+0x550100> │ │ │ │ + blls 5b5304 <__read_chk@plt+0x54ff30> │ │ │ │ strmi r9, [r5], -sl, lsl #20 │ │ │ │ - blcs 110acc <__read_chk@plt+0xab6f8> │ │ │ │ + blcs 110a5c <__read_chk@plt+0xab688> │ │ │ │ rscshi pc, r8, r0 │ │ │ │ - bcs 1149f8 <__read_chk@plt+0xaf624> │ │ │ │ + bcs 114988 <__read_chk@plt+0xaf5b4> │ │ │ │ sbcshi pc, ip, r0, asr #32 │ │ │ │ ldrbtmi r4, [sl], #-2731 @ 0xfffff555 │ │ │ │ stmib sp, {r0, r1, r4, r9, sl, lr}^ │ │ │ │ strtmi r2, [r8], -r2, lsl #6 │ │ │ │ andcs r4, r1, #173056 @ 0x2a400 │ │ │ │ ldrtmi r9, [r1], -r1, lsl #2 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - b fe53476c <__read_chk@plt+0xfe4cf398> │ │ │ │ + b ff3346fc <__read_chk@plt+0xff2cf328> │ │ │ │ vldrne d9, [r8, #-40] @ 0xffffffd8 │ │ │ │ - @ instruction: 0xf93ef0f3 │ │ │ │ + @ instruction: 0xf8e6f0f3 │ │ │ │ stmdavs r3, {r1, r4, fp, sp, pc} │ │ │ │ @ instruction: 0xf0f3b10b │ │ │ │ - blls 3b4eac <__read_chk@plt+0x34fad8> │ │ │ │ + blls 3b4cdc <__read_chk@plt+0x34f908> │ │ │ │ ldmvs sp, {r0, r2, r3, r4, r6, sp, lr} │ │ │ │ - bls 423184 <__read_chk@plt+0x3bddb0> │ │ │ │ + bls 423114 <__read_chk@plt+0x3bdd40> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 496cd0 <__read_chk@plt+0x4318fc> │ │ │ │ - blcs 110a30 <__read_chk@plt+0xab65c> │ │ │ │ + blls 496c60 <__read_chk@plt+0x43188c> │ │ │ │ + blcs 1109c0 <__read_chk@plt+0xab5ec> │ │ │ │ addhi pc, fp, r0 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ movwcs r8, #8388 @ 0x20c4 │ │ │ │ - blls 28ea98 <__read_chk@plt+0x2296c4> │ │ │ │ + blls 28ea28 <__read_chk@plt+0x229654> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs lr, {r0, r3, r6, r7, pc} │ │ │ │ mcrcs 6, 0, r4, cr0, cr0, {1} │ │ │ │ sbcshi pc, r5, r0 │ │ │ │ - b 18b47b8 <__read_chk@plt+0x184f3e4> │ │ │ │ + b fe6b4748 <__read_chk@plt+0xfe64f374> │ │ │ │ ldrtmi r6, [r0], -r8, rrx │ │ │ │ - blx 6b2c58 <__read_chk@plt+0x64d884> │ │ │ │ - blls 54ecac <__read_chk@plt+0x4e98d8> │ │ │ │ + blx 6b2be8 <__read_chk@plt+0x64d814> │ │ │ │ + blls 54ec3c <__read_chk@plt+0x4e9868> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ str sl, [r1, -r4, ror #29]! │ │ │ │ ldmvs r8, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ movwls r2, #49920 @ 0xc300 │ │ │ │ @ instruction: 0x4610e6f3 │ │ │ │ stccs 6, cr14, [r0, #-592] @ 0xfffffdb0 │ │ │ │ svcge 0x0018f43f │ │ │ │ @ instruction: 0xf0f3980c │ │ │ │ - ldr pc, [r3, -r5, lsl #18] │ │ │ │ + ldr pc, [r3, -sp, lsr #17] │ │ │ │ ldrbtmi r4, [sl], #-2694 @ 0xfffff57a │ │ │ │ - blls 3b0770 <__read_chk@plt+0x34b39c> │ │ │ │ + blls 3b0700 <__read_chk@plt+0x34b32c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 396cdc <__read_chk@plt+0x331908> │ │ │ │ + blls 396c6c <__read_chk@plt+0x331898> │ │ │ │ ldrdhi pc, [r8], -r3 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8d8d005 │ │ │ │ movwls r3, #49152 @ 0xc000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x462880bf │ │ │ │ - @ instruction: 0xf8eef0f3 │ │ │ │ + @ instruction: 0xf896f0f3 │ │ │ │ eorvs r6, fp, r3, lsr r8 │ │ │ │ stcls 8, cr6, [ip, #-236] @ 0xffffff14 │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xf8e6f0f3 │ │ │ │ + @ instruction: 0xf88ef0f3 │ │ │ │ strb r9, [r4, -ip, lsl #10]! │ │ │ │ ldrbtmi r4, [lr], #-3703 @ 0xfffff189 │ │ │ │ - blls 3b0624 <__read_chk@plt+0x34b250> │ │ │ │ + blls 3b05b4 <__read_chk@plt+0x34b1e0> │ │ │ │ @ instruction: 0xf0f31d18 │ │ │ │ - ldcls 8, cr15, [r2, #-884] @ 0xfffffc8c │ │ │ │ + ldcls 8, cr15, [r2, #-532] @ 0xfffffdec │ │ │ │ ldmdami r4!, {r0, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf10c4478 │ │ │ │ - blls 375b00 <__read_chk@plt+0x31072c> │ │ │ │ + blls 375930 <__read_chk@plt+0x31055c> │ │ │ │ usat r6, #9, r8 │ │ │ │ @ instruction: 0xf76e9808 │ │ │ │ - stmdavs fp!, {r2, r4, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdavs fp!, {r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ svclt 0x00c44283 │ │ │ │ andcc r6, r1, #11141120 @ 0xaa0000 │ │ │ │ stmiavs fp!, {r0, r1, r2, r3, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ ldmdage r1, {r2, r3, r5, r7, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0xf8c4f0f3 │ │ │ │ + @ instruction: 0xf86cf0f3 │ │ │ │ mcrls 6, 0, lr, cr6, cr2, {6} │ │ │ │ @ instruction: 0xf0f34630 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe67e6033 │ │ │ │ @ instruction: 0xf0f32004 │ │ │ │ - blls 3b538c <__read_chk@plt+0x34ffb8> │ │ │ │ + blls 3b51bc <__read_chk@plt+0x34fde8> │ │ │ │ ldmvs fp, {r3, r5, sp, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, sp, lr} │ │ │ │ ldrmi r9, [sl], -ip, lsl #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ - blcs 11d714 <__read_chk@plt+0xb8340> │ │ │ │ + blcs 11d6a4 <__read_chk@plt+0xb82d0> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr12, cr15, {1} │ │ │ │ @ instruction: 0xf0f3200c │ │ │ │ - blls 43536c <__read_chk@plt+0x3cff98> │ │ │ │ + blls 43519c <__read_chk@plt+0x3cfdc8> │ │ │ │ andsvs r4, r8, r5, lsl #12 │ │ │ │ cdpmi 6, 5, cr14, cr10, cr2, {5} │ │ │ │ ldrbtmi r9, [lr], #-2054 @ 0xfffff7fa │ │ │ │ stccs 6, cr14, [r0, #-684] @ 0xfffffd54 │ │ │ │ stmdals ip, {r0, r1, r2, r7, ip, lr, pc} │ │ │ │ - @ instruction: 0xf89cf0f3 │ │ │ │ + @ instruction: 0xf844f0f3 │ │ │ │ svcls 0x0008e783 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ ldrbtpl r5, [sl], #3326 @ 0xcfe │ │ │ │ @ instruction: 0xf992f094 │ │ │ │ strmi r6, [r2], -fp, ror #16 │ │ │ │ - blls 40bf10 <__read_chk@plt+0x3a6b3c> │ │ │ │ + blls 40bea0 <__read_chk@plt+0x3a6acc> │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ mrcge 4, 3, APSR_nzcv, cr1, cr15, {1} │ │ │ │ - blcs 190bd0 <__read_chk@plt+0x12b7fc> │ │ │ │ + blcs 190b60 <__read_chk@plt+0x12b78c> │ │ │ │ mcrge 4, 3, pc, cr13, cr15, {3} @ │ │ │ │ stmdals r8, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - stmib r6, {r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib lr!, {r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ addmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ stmiavs fp!, {r2, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldcle 3, cr3, [r7, #-4]! │ │ │ │ addsmi r6, sl, #11141120 @ 0xaa0000 │ │ │ │ svcge 0x0008f47f │ │ │ │ @ instruction: 0xf0f3a812 │ │ │ │ - @ instruction: 0xe63ff877 │ │ │ │ + @ instruction: 0xe63ff81f │ │ │ │ ldrbtmi r4, [sl], #-2627 @ 0xfffff5bd │ │ │ │ andcs lr, r4, r3, lsr #14 │ │ │ │ - @ instruction: 0xf9e8f0f3 │ │ │ │ + @ instruction: 0xf990f0f3 │ │ │ │ eorvs r9, r8, sl, lsl #20 │ │ │ │ ldmvs r2, {r8, r9, sp} │ │ │ │ andls r6, ip, #1179648 @ 0x120000 │ │ │ │ - blls 48ebb4 <__read_chk@plt+0x4297e0> │ │ │ │ + blls 48eb44 <__read_chk@plt+0x429770> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ andcs sl, ip, lr, asr #30 │ │ │ │ - @ instruction: 0xf9daf0f3 │ │ │ │ + @ instruction: 0xf982f0f3 │ │ │ │ strmi r9, [r5], -ip, lsl #22 │ │ │ │ @ instruction: 0xe7346018 │ │ │ │ ldrbtmi r4, [sl], #-2616 @ 0xfffff5c8 │ │ │ │ smlad sl, r3, r6, r4 │ │ │ │ stmdals r6, {r0, r1, r2, r4, r5, r9, sl, fp, lr} │ │ │ │ @ instruction: 0xe739447e │ │ │ │ - @ instruction: 0xf0f34628 │ │ │ │ - ldmdavs r3!, {r0, r1, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0f24628 │ │ │ │ + ldmdavs r3!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r3, r5, sp, lr} │ │ │ │ tstlt r3, ip, lsl #26 │ │ │ │ - @ instruction: 0xf0f34638 │ │ │ │ - strls pc, [ip, #-2123] @ 0xfffff7b5 │ │ │ │ + @ instruction: 0xf0f24638 │ │ │ │ + strls pc, [ip, #-4083] @ 0xfffff00d │ │ │ │ cdpmi 6, 3, cr14, cr0, cr14, {6} │ │ │ │ @ instruction: 0xe729447e │ │ │ │ andcs r9, r0, #8, 30 │ │ │ │ ldclpl 6, cr4, [lr], #224 @ 0xe0 │ │ │ │ @ instruction: 0xf09454fa │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtpl r9, [lr], #2572 @ 0xa0c │ │ │ │ ldmdavs r5, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavs sl!, {r0, r2, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2a02 │ │ │ │ ldr sl, [r3, r1, asr #29]! │ │ │ │ @ instruction: 0xf0f32004 │ │ │ │ - blls 3b5278 <__read_chk@plt+0x34fea4> │ │ │ │ + blls 3b50a8 <__read_chk@plt+0x34fcd4> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldmvs fp, {r3, r5, r9, sl, lr} │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ @ instruction: 0xf8c89b0c │ │ │ │ - @ instruction: 0xf0f33000 │ │ │ │ - ldmdavs r3!, {r0, r1, r5, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0f23000 │ │ │ │ + ldmdavs r3!, {r0, r1, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r3, r5, sp, lr} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xf81cf0f3 │ │ │ │ + @ instruction: 0xffc4f0f2 │ │ │ │ eorshi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf76de699 │ │ │ │ - svclt 0x0000eeda │ │ │ │ - eorseq r8, r2, ip, lsl #5 │ │ │ │ + svclt 0x0000ef12 │ │ │ │ + ldrshteq r8, [r2], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r8, r2, r4, ror r2 │ │ │ │ - andseq ip, r6, r2, lsl #29 │ │ │ │ - eorseq r8, r2, r6, lsl r2 │ │ │ │ + eorseq r8, r2, r4, ror #5 │ │ │ │ + mulseq r6, r6, sp │ │ │ │ + eorseq r8, r2, r6, lsl #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ - @ instruction: 0x00154dbe │ │ │ │ - andseq ip, r6, r8, lsr #24 │ │ │ │ - eoreq r5, fp, ip, lsr #1 │ │ │ │ - @ instruction: 0x001547b0 │ │ │ │ - andseq ip, r6, r8, lsr #23 │ │ │ │ - eoreq r4, fp, sl, lsr #31 │ │ │ │ - andseq r7, r6, r8, asr #32 │ │ │ │ - mulseq r9, r2, lr │ │ │ │ - eoreq r4, fp, lr, asr #29 │ │ │ │ + andseq r4, r5, r6, lsl #26 │ │ │ │ + andseq ip, r6, ip, lsr fp │ │ │ │ + strhteq r4, [fp], -r0 │ │ │ │ + @ instruction: 0x001546f8 │ │ │ │ + @ instruction: 0x0016cabc │ │ │ │ + eoreq r4, fp, lr, lsr #29 │ │ │ │ + andseq r6, r6, ip, asr pc │ │ │ │ + andseq lr, r9, r6, lsr #27 │ │ │ │ + ldrdeq r4, [fp], -r2 @ │ │ │ │ + eoreq r4, fp, r0, asr #27 │ │ │ │ + eoreq r4, fp, r2, asr sp │ │ │ │ + eoreq r9, r8, lr, lsl #9 │ │ │ │ + eoreq r4, fp, r6, asr #25 │ │ │ │ strhteq r4, [fp], -ip │ │ │ │ - eoreq r4, fp, lr, asr #28 │ │ │ │ - eoreq r9, r8, sl, ror r5 │ │ │ │ - eoreq r4, fp, r2, asr #27 │ │ │ │ - strhteq r4, [fp], -r8 │ │ │ │ - mlaeq fp, r8, sp, r4 │ │ │ │ + mlaeq fp, ip, ip, r4 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ ldmdbmi r5!, {r3, r7, r9, sl, lr} │ │ │ │ - bmi e486c8 <__read_chk@plt+0xde32f4> │ │ │ │ + bmi e48658 <__read_chk@plt+0xde3284> │ │ │ │ addlt r4, r5, r9, ror r4 │ │ │ │ stmpl sl, {r0, r2, r9, sl, lr} │ │ │ │ ldmdavs r2, {r2, r3, r8, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf04f9203 │ │ │ │ andcs r0, r0, #0, 4 │ │ │ │ - blcs 11b4a4 <__read_chk@plt+0xb60d0> │ │ │ │ + blcs 11b434 <__read_chk@plt+0xb6060> │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r4, r5, ip, lr, pc}^ │ │ │ │ tstlt r0, ip, lsl r6 │ │ │ │ - blx 4b30da <__read_chk@plt+0x44dd06> │ │ │ │ + blx feeb3068 <__read_chk@plt+0xfee4dc94> │ │ │ │ @ instruction: 0xf0f09002 │ │ │ │ - blmi bf6abc <__read_chk@plt+0xb916e8> │ │ │ │ + blmi bf68ec <__read_chk@plt+0xb91518> │ │ │ │ strbmi sl, [r1], -r2, lsl #28 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r4, #1610 @ 0x64a │ │ │ │ @ instruction: 0xf0a54633 │ │ │ │ stmdbls r2, {r0, r1, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmplt r1, r5, lsl #12 │ │ │ │ tstlt r8, r0, ror #16 │ │ │ │ - stmib r2!, {r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib sl, {r1, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ teqle r5, r0, lsl #16 │ │ │ │ @ instruction: 0xf0f24630 │ │ │ │ - blmi 976b98 <__read_chk@plt+0x9117c4> │ │ │ │ + blmi 9769c8 <__read_chk@plt+0x9115f4> │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bmi 92528c <__read_chk@plt+0x8bfeb8> │ │ │ │ + bmi 92521c <__read_chk@plt+0x8bfe48> │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r8], -ip, lsr #2 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ strdcs r8, [r0], -r0 │ │ │ │ @ instruction: 0xf78d6098 │ │ │ │ - @ instruction: 0xf00cff61 │ │ │ │ + @ instruction: 0xf00cff5f │ │ │ │ ldrshtcs pc, [r8], #-201 @ 0xffffff37 @ │ │ │ │ stc2 0, cr15, [lr, #52] @ 0x34 │ │ │ │ rscle r2, r6, r0, lsl #30 │ │ │ │ @ instruction: 0xf043683b │ │ │ │ eorsvs r0, fp, r2, lsl #6 │ │ │ │ @ instruction: 0xf0f0e7e1 │ │ │ │ - blmi 576a48 <__read_chk@plt+0x511674> │ │ │ │ + blmi 576878 <__read_chk@plt+0x5114a4> │ │ │ │ strtmi sl, [r8], -r2, lsl #28 │ │ │ │ @ instruction: 0x464a447b │ │ │ │ strbmi r9, [r1], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0a54633 │ │ │ │ - blls 1b64cc <__read_chk@plt+0x1510f8> │ │ │ │ - blcs 108550 <__read_chk@plt+0xa317c> │ │ │ │ + blls 1b645c <__read_chk@plt+0x151088> │ │ │ │ + blcs 1084e0 <__read_chk@plt+0xa310c> │ │ │ │ strb sp, [ip, sl, asr #3] │ │ │ │ @ instruction: 0xf0f21d20 │ │ │ │ - bls 1b6b2c <__read_chk@plt+0x151758> │ │ │ │ + bls 1b695c <__read_chk@plt+0x151588> │ │ │ │ rsbvs r2, r2, r0, lsl #6 │ │ │ │ strb r9, [r4, r2, lsl #6] │ │ │ │ - cdp 7, 3, cr15, cr4, cr13, {3} │ │ │ │ - eorseq r7, r2, r0, lsl #24 │ │ │ │ + cdp 7, 6, cr15, cr12, cr13, {3} │ │ │ │ + eorseq r7, r2, r0, ror ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ @ instruction: 0xfffff14f │ │ │ │ - eorseq r6, r8, ip, ror lr │ │ │ │ - mlaseq r2, lr, fp, r7 │ │ │ │ + eorseq r6, r8, ip, ror #29 │ │ │ │ + eorseq r7, r2, lr, lsl #24 │ │ │ │ @ instruction: 0xfffff0dd │ │ │ │ @ instruction: 0x07cbb170 │ │ │ │ stmdbmi r7, {r0, r2, r8, sl, ip, lr, pc} │ │ │ │ andcs r2, r0, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf7e54479 │ │ │ │ - bmi 26508c <__read_chk@plt+0x1ffcb8> │ │ │ │ + bmi 26501c <__read_chk@plt+0x1ffc48> │ │ │ │ stmdbmi r5, {r0, r8, r9, sp} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ ldmlt ip!, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svclt 0x00004770 │ │ │ │ - andseq ip, r6, r4, asr r7 │ │ │ │ - andseq ip, r6, r4, ror #14 │ │ │ │ - andseq ip, r6, r2, ror r7 │ │ │ │ + andseq ip, r6, r8, ror #12 │ │ │ │ + andseq ip, r6, r8, ror r6 │ │ │ │ + andseq ip, r6, r6, lsl #13 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ @ instruction: 0x4692b097 │ │ │ │ @ instruction: 0x46994af3 │ │ │ │ ldrbtmi r4, [sl], #-3059 @ 0xfffff40d │ │ │ │ stmib sp, {r5, sl, fp, ip, pc}^ │ │ │ │ svcmi 0x00f21409 │ │ │ │ - ldrbtmi r5, [pc], #-2259 @ f6dc4 <__read_chk@plt+0x919f0> │ │ │ │ + ldrbtmi r5, [pc], #-2259 @ f6d54 <__read_chk@plt+0x91980> │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ movwls r9, #47905 @ 0xbb21 │ │ │ │ movwls r9, #52002 @ 0xcb22 │ │ │ │ ldmib sp, {r0, r1, r5, r8, r9, fp, ip, pc}^ │ │ │ │ movwls fp, #55332 @ 0xd824 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -149138,135 +149110,135 @@ │ │ │ │ strtmi r6, [r8], -r6, lsl #16 │ │ │ │ ldc2 0, cr15, [ip], {206} @ 0xce │ │ │ │ tstcs r1, r2, asr #16 │ │ │ │ eorne pc, r2, r6, asr #16 │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ @ instruction: 0xff4af07b │ │ │ │ ldrbtmi r4, [fp], #-3028 @ 0xfffff42c │ │ │ │ - blge 61ba88 <__read_chk@plt+0x5b66b4> │ │ │ │ + blge 61ba18 <__read_chk@plt+0x5b6644> │ │ │ │ @ instruction: 0xf7d09310 │ │ │ │ - blls 4b6b10 <__read_chk@plt+0x45173c> │ │ │ │ + blls 4b6aa0 <__read_chk@plt+0x4516cc> │ │ │ │ andsls r6, r4, sl, lsr #17 │ │ │ │ ldmdavs lr, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ce920f │ │ │ │ - bls 4f5e70 <__read_chk@plt+0x490a9c> │ │ │ │ + bls 4f5e00 <__read_chk@plt+0x490a2c> │ │ │ │ tstcs r0, fp, lsr #12 │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ stc2 7, cr15, [sl, #844]! @ 0x34c │ │ │ │ ldmdals r0, {r0, r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xff68f7d0 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, fp, r0 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdbvs r3, {r0, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [r8], -r4, ror #1 │ │ │ │ - blx ffbb31ca <__read_chk@plt+0xffb4ddf6> │ │ │ │ + blx ffbb315a <__read_chk@plt+0xffb4dd86> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x462880de │ │ │ │ - blx ffa331d6 <__read_chk@plt+0xff9cde02> │ │ │ │ - blcs 110eac <__read_chk@plt+0xabad8> │ │ │ │ + blx ffa33166 <__read_chk@plt+0xff9cdd92> │ │ │ │ + blcs 110e3c <__read_chk@plt+0xaba68> │ │ │ │ sbcshi pc, r7, r0 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r6, {r0, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r3, {r0, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ eorcc pc, r3, r6, asr r8 @ │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ strtmi r8, [r8], -sl, asr #1 │ │ │ │ - blx ff5331fe <__read_chk@plt+0xff4cde2a> │ │ │ │ + blx ff53318e <__read_chk@plt+0xff4cddba> │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ strtmi r8, [r8], -r9, asr #2 │ │ │ │ - blx ff3b320a <__read_chk@plt+0xff34de36> │ │ │ │ - blcs 110ee0 <__read_chk@plt+0xabb0c> │ │ │ │ + blx ff3b319a <__read_chk@plt+0xff34ddc6> │ │ │ │ + blcs 110e70 <__read_chk@plt+0xaba9c> │ │ │ │ mrshi pc, (UNDEF: 66) @ │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r6, {r0, r1, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8564628 │ │ │ │ @ instruction: 0xf0ce6023 │ │ │ │ @ instruction: 0x4603fbb9 │ │ │ │ @ instruction: 0x4628b118 │ │ │ │ - blx fee33236 <__read_chk@plt+0xfedcde62> │ │ │ │ + blx fee331c6 <__read_chk@plt+0xfedcddf2> │ │ │ │ adcsmi r6, r3, #12288 @ 0x3000 │ │ │ │ adchi pc, r7, r0, asr #5 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdbvs r6, {r0, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdacs r0, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ msrhi CPSR_fxc, r0 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r3, {r0, r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strtmi r8, [r8], -r4, lsr #2 │ │ │ │ - blx fe833266 <__read_chk@plt+0xfe7cde92> │ │ │ │ + blx fe8331f6 <__read_chk@plt+0xfe7cde22> │ │ │ │ strtmi r6, [r8], -r3, lsl #16 │ │ │ │ @ instruction: 0xf0ce9313 │ │ │ │ - blls 5f5d94 <__read_chk@plt+0x5909c0> │ │ │ │ + blls 5f5d24 <__read_chk@plt+0x590950> │ │ │ │ @ instruction: 0xf8536842 │ │ │ │ addseq r3, fp, r2, lsr #32 │ │ │ │ strd r5, [r7], r6 │ │ │ │ andeq pc, r1, r8, lsl r0 @ │ │ │ │ ldmibmi r2, {r1, r2, r3, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [ip, #436]! @ 0x1b4 │ │ │ │ + stcl 7, cr15, [r4, #436]! @ 0x1b4 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ stc2 0, cr15, [lr], {12} │ │ │ │ - blmi fe309998 <__read_chk@plt+0xfe2a45c4> │ │ │ │ + blmi fe309928 <__read_chk@plt+0xfe2a4554> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 650fd4 <__read_chk@plt+0x5ebc00> │ │ │ │ + blls 650f64 <__read_chk@plt+0x5ebb90> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strbmi r8, [r2], -r2, lsl #2 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ pop {r0, r1, r2, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c24ff0 │ │ │ │ - bmi fe265fdc <__read_chk@plt+0xfe200c08> │ │ │ │ + bmi fe265f6c <__read_chk@plt+0xfe200b98> │ │ │ │ ldmpl sl!, {r0, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf47f4291 │ │ │ │ @ instruction: 0xf8d0af3a │ │ │ │ cmnlt lr, r0, asr #1 │ │ │ │ cmnlt r3, r3, lsr r9 │ │ │ │ cmplt r2, r2, lsr r8 │ │ │ │ @ instruction: 0xf8526871 │ │ │ │ - bcs ff02c <__read_chk@plt+0x99c58> │ │ │ │ - bvs d6e3c0 <__read_chk@plt+0xd08fec> │ │ │ │ + bcs fefbc <__read_chk@plt+0x99be8> │ │ │ │ + bvs d6e350 <__read_chk@plt+0xd08f7c> │ │ │ │ svclt 0x00d8428a │ │ │ │ eorvs pc, r2, r3, asr r8 @ │ │ │ │ strcs sp, [r0], -r0, lsl #26 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0cb4610 │ │ │ │ stmdacs r0, {r0, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 46b190 <__read_chk@plt+0x405dbc> │ │ │ │ + blls 46b120 <__read_chk@plt+0x405d4c> │ │ │ │ movwls r4, #17969 @ 0x4631 │ │ │ │ movwls r9, #15116 @ 0x3b0c │ │ │ │ movwls r9, #11019 @ 0x2b0b │ │ │ │ stmib sp, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ strtmi r8, [r0], -r6 │ │ │ │ ldrbmi r9, [r3], -r1, lsl #6 │ │ │ │ @ instruction: 0xf8cd9a09 │ │ │ │ @ instruction: 0xf8cdb014 │ │ │ │ @ instruction: 0xf0c79000 │ │ │ │ - bmi 1c357bc <__read_chk@plt+0x1bd03e8> │ │ │ │ + bmi 1c3574c <__read_chk@plt+0x1bd0378> │ │ │ │ ldrbtmi r4, [sl], #-2916 @ 0xfffff49c │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, fp, r0, asr #32 │ │ │ │ pop {r0, r1, r2, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf0ce8ff0 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0010f43f │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdacs r0, {r0, r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628d05a │ │ │ │ - blx 93335e <__read_chk@plt+0x8cdf8a> │ │ │ │ + blx 9332ee <__read_chk@plt+0x8cdf1a> │ │ │ │ mlascs ip, r0, r8, pc @ │ │ │ │ ldrble r0, [r3, #-2003] @ 0xfffff82d │ │ │ │ movwls r9, #64274 @ 0xfb12 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r6, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdavs r1, {r0, r1, r4, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -149275,51 +149247,51 @@ │ │ │ │ andcs r4, r5, #1409024 @ 0x158000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ @ instruction: 0x2600e77e │ │ │ │ strtmi r2, [r8], -r4, lsl #2 │ │ │ │ ldc2l 0, cr15, [ip, #-468] @ 0xfffffe2c │ │ │ │ ldmdbls r1, {r5, r6, r8, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stc 7, cr15, [r2, #-436]! @ 0xfffffe4c │ │ │ │ + ldcl 7, cr15, [sl, #-436] @ 0xfffffe4c │ │ │ │ cmncs lr, r0, lsl #6 │ │ │ │ movwls r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0xffb8f7e8 │ │ │ │ andsle r2, fp, lr, ror #16 │ │ │ │ tstcs r0, r8, lsr #12 │ │ │ │ mcr2 0, 1, pc, cr8, cr11, {3} @ │ │ │ │ - blcs 11dcc0 <__read_chk@plt+0xb88ec> │ │ │ │ + blcs 11dc50 <__read_chk@plt+0xb887c> │ │ │ │ stmdbmi r8, {r3, r4, r7, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf76d4479 │ │ │ │ - andcs lr, r3, #896 @ 0x380 │ │ │ │ + andcs lr, r3, #4480 @ 0x1180 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf00c2004 │ │ │ │ strbmi pc, [r2], -pc, ror #23 @ │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ - blx fe2333b2 <__read_chk@plt+0xfe1cdfde> │ │ │ │ + blx fe233342 <__read_chk@plt+0xfe1cdf6e> │ │ │ │ mvnslt r6, r3, lsr #16 │ │ │ │ ldr r2, [lr, r0] │ │ │ │ cmnlt r3, r2, lsl fp │ │ │ │ ldrbtmi r4, [r9], #-2365 @ 0xfffff6c3 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldcl 7, cr15, [r6], #436 @ 0x1b4 │ │ │ │ + stc 7, cr15, [lr, #-436]! @ 0xfffffe4c │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx ff7330fe <__read_chk@plt+0xff6cdd2a> │ │ │ │ + blx ff73308e <__read_chk@plt+0xff6cdcba> │ │ │ │ ldmdbmi r8!, {r0, r1, r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f14479 │ │ │ │ @ instruction: 0xf0ce4628 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628d03c │ │ │ │ - blx ff13341c <__read_chk@plt+0xff0ce048> │ │ │ │ + blx ff1333ac <__read_chk@plt+0xff0cdfd8> │ │ │ │ movwls r6, #64003 @ 0xfa03 │ │ │ │ - blls 4b0f74 <__read_chk@plt+0x44bba0> │ │ │ │ + blls 4b0f04 <__read_chk@plt+0x44bb30> │ │ │ │ @ instruction: 0xf8d2681a │ │ │ │ - blcs 1033e4 <__read_chk@plt+0x9e010> │ │ │ │ - blls 5ab860 <__read_chk@plt+0x54648c> │ │ │ │ + blcs 103374 <__read_chk@plt+0x9dfa0> │ │ │ │ + blls 5ab7f0 <__read_chk@plt+0x54641c> │ │ │ │ eorsle r2, fp, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r9], #-2349 @ 0xfffff6d3 │ │ │ │ eorcc r4, r4, #46080 @ 0xb400 │ │ │ │ stmib sp, {r2, sp}^ │ │ │ │ ldrbtmi r1, [fp], #-512 @ 0xfffffe00 │ │ │ │ tstcs r3, r7, lsl #4 │ │ │ │ @ instruction: 0xf8eaf0cb │ │ │ │ @@ -149332,124 +149304,124 @@ │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ movwcs r6, #18625 @ 0x48c1 │ │ │ │ eorcc r2, r4, r0, lsl #4 │ │ │ │ - blx 1133376 <__read_chk@plt+0x10cdfa2> │ │ │ │ - blmi 5dd988 <__read_chk@plt+0x5785b4> │ │ │ │ + blx 1133306 <__read_chk@plt+0x10cdf32> │ │ │ │ + blmi 5dd918 <__read_chk@plt+0x578544> │ │ │ │ ldmpl fp!, {r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xe7a96013 │ │ │ │ strb r9, [r9, -pc]! │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf0ce36ff │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 6, pc, cr5, cr15, {3} @ │ │ │ │ @ instruction: 0xf06fe6ca │ │ │ │ strbt r0, [r5], r3, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #-2321 @ 0xfffff6ef │ │ │ │ @ instruction: 0xf76de7c2 │ │ │ │ - svclt 0x0000ec20 │ │ │ │ - eorseq r7, r2, lr, asr #21 │ │ │ │ + svclt 0x0000ec58 │ │ │ │ + eorseq r7, r2, lr, lsr fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r2, r2, asr #21 │ │ │ │ + eorseq r7, r2, r2, lsr fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, r6, sl, asr #14 │ │ │ │ - andseq ip, r6, sl, lsl #12 │ │ │ │ - eorseq r7, r2, r0, lsr #18 │ │ │ │ + andseq ip, r6, lr, asr r6 │ │ │ │ + andseq ip, r6, lr, lsl r5 │ │ │ │ + mlaseq r2, r0, r9, r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - mlaseq r2, r2, r8, r7 │ │ │ │ - @ instruction: 0x0016c4de │ │ │ │ - andseq ip, r6, r8, asr #11 │ │ │ │ - andseq ip, r6, r6, lsl r5 │ │ │ │ - andseq ip, r6, r0, asr #10 │ │ │ │ - andseq ip, r6, sl, lsl #8 │ │ │ │ - andseq ip, r6, r2, ror #10 │ │ │ │ - andseq ip, r6, r6, lsr #7 │ │ │ │ + eorseq r7, r2, r2, lsl #18 │ │ │ │ + @ instruction: 0x0016c3f2 │ │ │ │ + @ instruction: 0x0016c4dc │ │ │ │ + andseq ip, r6, sl, lsr #8 │ │ │ │ + andseq ip, r6, r4, asr r4 │ │ │ │ + andseq ip, r6, lr, lsl r3 │ │ │ │ + andseq ip, r6, r6, ror r4 │ │ │ │ + @ instruction: 0x0016c2ba │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4e3c8 <__read_chk@plt+0xfebe8ff4> │ │ │ │ + bl fec4e358 <__read_chk@plt+0xfebe8f84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 5bb170 <__read_chk@plt+0x555d9c> │ │ │ │ + blmi 5bb100 <__read_chk@plt+0x555d2c> │ │ │ │ @ instruction: 0xf8df4614 │ │ │ │ addlt ip, r3, ip, asr #32 │ │ │ │ @ instruction: 0xf853447b │ │ │ │ ldmdavs r3, {r2, r3, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addscc pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdbmi lr, {r0, r1, r7, r8, ip, sp, pc} │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mrrc 7, 6, pc, sl, cr13 @ │ │ │ │ + ldc 7, cr15, [r2], {109} @ 0x6d │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf0cb9500 │ │ │ │ strtmi pc, [r0], -r9, asr #16 │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ rsbscs r4, r8, #8, 12 @ 0x800000 │ │ │ │ movwls r2, #377 @ 0x179 │ │ │ │ cdp2 7, 14, cr15, cr6, cr8, {7} │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ - eorseq r7, r2, ip, lsr #13 │ │ │ │ + eorseq r7, r2, ip, lsl r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, r6, r2, lsr #9 │ │ │ │ + @ instruction: 0x0016c3b6 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4e430 <__read_chk@plt+0xfebe905c> │ │ │ │ + bl fec4e3c0 <__read_chk@plt+0xfebe8fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ movwcs r0, #4080 @ 0xff0 │ │ │ │ ldc2l 0, cr15, [r8, #-776] @ 0xfffffcf8 │ │ │ │ strmi r6, [r5], -r4, asr #16 │ │ │ │ mrcmi 1, 0, fp, cr0, cr4, {7} │ │ │ │ and r4, r1, lr, ror r4 │ │ │ │ biclt r6, ip, r4, lsr #21 │ │ │ │ @ instruction: 0xb1b86820 │ │ │ │ - blcs 1513e0 <__read_chk@plt+0xec00c> │ │ │ │ + blcs 151370 <__read_chk@plt+0xebf9c> │ │ │ │ @ instruction: 0x4631d1f8 │ │ │ │ @ instruction: 0xff42f0e6 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ strmi r4, [r1], -r9, lsl #28 │ │ │ │ ldrbtmi r2, [lr], #-576 @ 0xfffffdc0 │ │ │ │ movweq pc, #49414 @ 0xc106 @ │ │ │ │ @ instruction: 0xf76d4618 │ │ │ │ - rsbvs lr, r0, #228, 16 @ 0xe40000 │ │ │ │ + rsbvs lr, r0, #28, 18 @ 0x70000 │ │ │ │ umaalcc pc, r0, r6, r8 @ │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ subcc pc, r0, r6, lsl #17 │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ - eoreq r8, r9, r8, ror #27 │ │ │ │ - ldrshteq r6, [r8], -r2 │ │ │ │ + strdeq r8, [r9], -ip @ │ │ │ │ + eorseq r6, r8, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl fec4e494 <__read_chk@plt+0xfebe90c0> │ │ │ │ + bl fec4e424 <__read_chk@plt+0xfebe9050> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r3, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ ldrbtmi ip, [ip], #84 @ 0x54 │ │ │ │ and fp, r7, fp, lsr #18 │ │ │ │ - bcs 211414 <__read_chk@plt+0x1ac040> │ │ │ │ - bvs fe7eb2d0 <__read_chk@plt+0xfe785efc> │ │ │ │ + bcs 2113a4 <__read_chk@plt+0x1abfd0> │ │ │ │ + bvs fe7eb260 <__read_chk@plt+0xfe785e8c> │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andlt r2, r5, r1 │ │ │ │ - blx 235436 <__read_chk@plt+0x1d0062> │ │ │ │ + blx 2353c6 <__read_chk@plt+0x1cfff2> │ │ │ │ ldrdlt r6, [r3, -fp]! │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ - blcs 115338 <__read_chk@plt+0xaff64> │ │ │ │ - blmi 3abaa0 <__read_chk@plt+0x3466cc> │ │ │ │ + blcs 1152c8 <__read_chk@plt+0xafef4> │ │ │ │ + blmi 3aba30 <__read_chk@plt+0x34665c> │ │ │ │ rsbcs r2, lr, #0 │ │ │ │ @ instruction: 0xf85c4611 │ │ │ │ andls r3, r0, r3 │ │ │ │ movwls r4, #14343 @ 0x3807 │ │ │ │ @ instruction: 0xf7e84478 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs fp, r2, r8, lsl pc │ │ │ │ andlt sp, r5, r4, ror #1 │ │ │ │ - blx 23546a <__read_chk@plt+0x1d0096> │ │ │ │ - eorseq r7, r2, r2, ror #11 │ │ │ │ + blx 2353fa <__read_chk@plt+0x1d0026> │ │ │ │ + eorseq r7, r2, r2, asr r6 │ │ │ │ andeq r1, r0, r8, lsl #8 │ │ │ │ - andseq ip, r6, r4, ror #7 │ │ │ │ + @ instruction: 0x0016c2f8 │ │ │ │ ldrbtmi r4, [fp], #-2831 @ 0xfffff4f1 │ │ │ │ stmdavc r2, {r3, r4, r8, ip, sp, pc} │ │ │ │ andcs fp, r1, sl, lsl #2 │ │ │ │ ldrlt r4, [r0, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ @@ -149458,198 +149430,198 @@ │ │ │ │ ldmdapl fp, {r0, r4, r9, sl, lr} │ │ │ │ strls r4, [r0], #-2055 @ 0xfffff7f9 │ │ │ │ movwls r4, #13432 @ 0x3478 │ │ │ │ cdp2 7, 5, cr15, cr8, cr8, {7} │ │ │ │ svclt 0x000c2879 │ │ │ │ andcs r2, r2, r1 │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ - eorseq r7, r2, r2, lsl #11 │ │ │ │ + ldrshteq r7, [r2], -r2 │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ - @ instruction: 0x0016c3b4 │ │ │ │ + andseq ip, r6, r8, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl fec4e554 <__read_chk@plt+0xfebe9180> │ │ │ │ + bl fec4e4e4 <__read_chk@plt+0xfebe9110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ rsbcs r4, lr, #458752 @ 0x70000 │ │ │ │ ldrmi r2, [r1], -r0, lsl #6 │ │ │ │ movwls r4, #1144 @ 0x478 │ │ │ │ cdp2 7, 3, cr15, cr12, cr8, {7} │ │ │ │ rsbseq pc, r9, r0, lsr #3 │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ andlt r0, r3, r0, asr #18 │ │ │ │ - blx 2354f2 <__read_chk@plt+0x1d011e> │ │ │ │ - mulseq r6, r4, r3 │ │ │ │ + blx 235482 <__read_chk@plt+0x1d00ae> │ │ │ │ + andseq ip, r6, r8, lsr #5 │ │ │ │ ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ and r4, r7, r4, lsl #12 │ │ │ │ tstlt r8, r0, ror #20 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mcrr2 0, 15, pc, ip, cr2 @ │ │ │ │ + blx ffe336fa <__read_chk@plt+0xffdce326> │ │ │ │ tstlt r4, r4, lsr #21 │ │ │ │ - blcs 111434 <__read_chk@plt+0xac060> │ │ │ │ + blcs 1113c4 <__read_chk@plt+0xabff0> │ │ │ │ ldclt 1, cr13, [r0, #-976] @ 0xfffffc30 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4e5b8 <__read_chk@plt+0xfebe91e4> │ │ │ │ + bl fec4e548 <__read_chk@plt+0xfebe9174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi pc, {r5, r6, r7, r8, r9, sl, fp} @ │ │ │ │ andcs fp, r5, #132 @ 0x84 │ │ │ │ ldrbtmi r4, [r9], #-3342 @ 0xfffff2f2 │ │ │ │ @ instruction: 0xf76d2000 │ │ │ │ - blmi 472190 <__read_chk@plt+0x40cdbc> │ │ │ │ - bmi 4485c8 <__read_chk@plt+0x3e31f4> │ │ │ │ + blmi 472200 <__read_chk@plt+0x40ce2c> │ │ │ │ + bmi 448558 <__read_chk@plt+0x3e3184> │ │ │ │ strcs r2, [r2], -r0, lsl #8 │ │ │ │ stmiapl fp!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmdavs fp, {r6, r9, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ cmncs r0, #14221312 @ 0xd90000 │ │ │ │ submi r9, r9, #2097152 @ 0x200000 │ │ │ │ strls r9, [r0], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf912f7e8 │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ - andseq ip, r6, r2, ror #6 │ │ │ │ - ldrhteq r7, [r2], -r4 │ │ │ │ + andseq ip, r6, r6, ror r2 │ │ │ │ + eorseq r7, r2, r4, lsr #10 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq ip, r4, r8, asr r6 │ │ │ │ - blcs 11151c <__read_chk@plt+0xac148> │ │ │ │ + eorseq ip, r4, r8, asr #13 │ │ │ │ + blcs 1114ac <__read_chk@plt+0xac0d8> │ │ │ │ ldrlt sp, [r0], #-54 @ 0xffffffca │ │ │ │ strtmi r2, [r1], -r0, lsl #8 │ │ │ │ - bvs fe7ef420 <__read_chk@plt+0xfe78a04c> │ │ │ │ + bvs fe7ef3b0 <__read_chk@plt+0xfe789fdc> │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ ldmdavs sl, {r1, r6, r7, r8, ip, sp, pc}^ │ │ │ │ mvnsle r2, r1, lsl #20 │ │ │ │ @ instruction: 0x07127a1a │ │ │ │ ldmdbvs sl, {r0, r2, r4, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ rscsle r2, r2, r0, lsl #20 │ │ │ │ - bcs 111480 <__read_chk@plt+0xac0ac> │ │ │ │ + bcs 111410 <__read_chk@plt+0xac03c> │ │ │ │ ldmdbvs r0, {r0, r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ stceq 1, cr15, [r1], {1} │ │ │ │ stmdbcs r1, {r4, r8, ip, sp, pc} │ │ │ │ strbtmi sp, [r1], -r9, lsl #26 │ │ │ │ - bcs 111b94 <__read_chk@plt+0xac7c0> │ │ │ │ - bvs fe7ebc24 <__read_chk@plt+0xfe786850> │ │ │ │ + bcs 111b24 <__read_chk@plt+0xac750> │ │ │ │ + bvs fe7ebbb4 <__read_chk@plt+0xfe7867e0> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ - blmi 2355cc <__read_chk@plt+0x1d01f8> │ │ │ │ - bvs 170921c <__read_chk@plt+0x16a3e48> │ │ │ │ + blmi 23555c <__read_chk@plt+0x1d0188> │ │ │ │ + bvs 17091ac <__read_chk@plt+0x16a3dd8> │ │ │ │ stmdacs r0, {r0, r5, r6, r9, sl, lr} │ │ │ │ strdlt sp, [ip, -r1]! │ │ │ │ mlasgt r5, r4, r8, pc @ │ │ │ │ stceq 0, cr15, [r1], {44} @ 0x2c │ │ │ │ eorsgt pc, r5, r4, lsl #17 │ │ │ │ mlasgt r5, r0, r8, pc @ │ │ │ │ @ instruction: 0xf04c4604 │ │ │ │ @ instruction: 0xf8800c01 │ │ │ │ @ instruction: 0xe7e3c035 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4e68c <__read_chk@plt+0xfebe92b8> │ │ │ │ + bl fec4e61c <__read_chk@plt+0xfebe9248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf0f22014 │ │ │ │ - strmi pc, [r6], -r7, asr #26 │ │ │ │ + strmi pc, [r6], -pc, ror #25 │ │ │ │ stmdavs r2!, {r0, r1, r5, r6, fp, sp, lr} │ │ │ │ tstlt fp, r2 │ │ │ │ @ instruction: 0xf10b4618 │ │ │ │ - strmi pc, [r3], -sp, lsl #30 │ │ │ │ + @ instruction: 0x4603feb5 │ │ │ │ teqvs r4, r4, lsr #17 │ │ │ │ ldrhlt r6, [ip, r3] │ │ │ │ ldrbtmi r4, [sp], #-3340 @ 0xfffff2f4 │ │ │ │ stmiavs r4!, {r0, sp, lr, pc} │ │ │ │ stmdavs r0!, {r2, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0e64629 │ │ │ │ stmdacs r0, {r0, r2, r3, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ adcshi r2, r3, r1, lsl #6 │ │ │ │ @ instruction: 0xf10bb108 │ │ │ │ - ldrshtvs pc, [r0], #231 @ 0xe7 @ │ │ │ │ + smlalsvs pc, r0, pc, lr @ │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ adcshi r2, r0, r0 │ │ │ │ @ instruction: 0x463060f0 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andseq ip, r5, lr, lsr #20 │ │ │ │ + andseq ip, r5, r2, asr #18 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec4e6f4 <__read_chk@plt+0xfebe9320> │ │ │ │ + bl fec4e684 <__read_chk@plt+0xfebe92b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi d7b47c <__read_chk@plt+0xd160a8> │ │ │ │ - blmi da370c <__read_chk@plt+0xd3e338> │ │ │ │ + bmi d7b40c <__read_chk@plt+0xd16038> │ │ │ │ + blmi da369c <__read_chk@plt+0xd3e2c8> │ │ │ │ ldrbtmi r4, [sl], #-1549 @ 0xfffff9f3 │ │ │ │ ldmpl r3, {r1, r2, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r1, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ stmdavs fp, {r8, r9}^ │ │ │ │ tstlt r3, sl │ │ │ │ @ instruction: 0xf0f21d08 │ │ │ │ - ldmvs r0!, {r0, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmvs r0!, {r0, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10bb108 │ │ │ │ - ldmdbvs r2!, {r0, r1, r2, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbvs r2!, {r0, r1, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ rsbvs r6, r8, fp, lsr #17 │ │ │ │ movwls fp, #858 @ 0x35a │ │ │ │ eorsle r2, r0, r0, lsl #22 │ │ │ │ strcs r4, [r0], #-3877 @ 0xfffff0db │ │ │ │ and r4, r2, pc, ror r4 │ │ │ │ movwls r6, #2211 @ 0x8a3 │ │ │ │ ldmdavs r8, {r0, r1, r3, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf0e64639 │ │ │ │ strtmi pc, [r3], -fp, asr #27 │ │ │ │ stmdacs r0, {sl, fp, ip, pc} │ │ │ │ movwlt sp, #16884 @ 0x41f4 │ │ │ │ movtlt r8, #43186 @ 0xa8b2 │ │ │ │ tstlt r3, r3, ror #16 │ │ │ │ @ instruction: 0xf0f21d20 │ │ │ │ - ldmvs r0!, {r0, r1, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmvs r0!, {r0, r1, r4, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf10bb108 │ │ │ │ - blls 137020 <__read_chk@plt+0xd1c4c> │ │ │ │ - bmi 70f6d0 <__read_chk@plt+0x6aa2fc> │ │ │ │ + blls 136e50 <__read_chk@plt+0xd1a7c> │ │ │ │ + bmi 70f660 <__read_chk@plt+0x6aa28c> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, sp, lsl r1 │ │ │ │ @ instruction: 0xb11bbdf0 │ │ │ │ andeq pc, r8, r5, lsl #2 │ │ │ │ - @ instruction: 0xfff6f102 │ │ │ │ + @ instruction: 0xff9ef102 │ │ │ │ adcvs r2, fp, r0, lsl #6 │ │ │ │ ldmhi r3!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ rscle r2, r8, r0, lsl #22 │ │ │ │ andcs r4, r5, #13312 @ 0x3400 │ │ │ │ @ instruction: 0x46104611 │ │ │ │ @ instruction: 0xf00c447b │ │ │ │ strb pc, [r0, r9, ror #18]! @ │ │ │ │ @ instruction: 0xb12368a2 │ │ │ │ @ instruction: 0x4668609a │ │ │ │ - @ instruction: 0xffe2f102 │ │ │ │ + @ instruction: 0xff8af102 │ │ │ │ ldrdvs lr, [sl], r9 @ │ │ │ │ @ instruction: 0xf76de7f9 │ │ │ │ - svclt 0x0000e9fe │ │ │ │ - eorseq r7, r2, r2, lsl #7 │ │ │ │ + svclt 0x0000ea36 │ │ │ │ + ldrshteq r7, [r2], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq ip, r5, ip, lsr #19 │ │ │ │ - eorseq r7, r2, r2, lsl r3 │ │ │ │ - @ instruction: 0x0016c1b0 │ │ │ │ + andseq ip, r5, r0, asr #17 │ │ │ │ + eorseq r7, r2, r2, lsl #7 │ │ │ │ + andseq ip, r6, r4, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl fec4e7e0 <__read_chk@plt+0xfebe940c> │ │ │ │ + bl fec4e770 <__read_chk@plt+0xfebe939c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ cmnlt r8, r1 │ │ │ │ tstlt fp, r3, lsl #17 │ │ │ │ @ instruction: 0xf0f23008 │ │ │ │ - stmdals r1, {r0, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, asr #17 │ │ │ │ @ instruction: 0xf0f2300c │ │ │ │ - stmdage r1, {r0, r1, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 7339d2 <__read_chk@plt+0x6ce5fe> │ │ │ │ + stmdage r1, {r0, r1, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + blx ff133960 <__read_chk@plt+0xff0ce58c> │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ svclt 0x0000fb04 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe535950 <__read_chk@plt+0xfe4d057c> │ │ │ │ + bleq fe5358e0 <__read_chk@plt+0xfe4d050c> │ │ │ │ @ instruction: 0x566cf8df │ │ │ │ stclmi 2, cr15, [ip, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0x4668f8df │ │ │ │ ldrbtmi r0, [sp], #-1863 @ 0xfffff8b9 │ │ │ │ ldrbthi pc, [r0], #-2269 @ 0xfffff723 @ │ │ │ │ ldrmi r5, [r5], -ip, lsr #18 │ │ │ │ @ instruction: 0x265cf8df │ │ │ │ @@ -149666,15 +149638,15 @@ │ │ │ │ ldrle r0, [r9, #-1538] @ 0xfffff9fe │ │ │ │ @ instruction: 0xf04007a0 │ │ │ │ @ instruction: 0xf0148099 │ │ │ │ @ instruction: 0xf0400f33 │ │ │ │ @ instruction: 0xf8df80fe │ │ │ │ andcs r7, pc, r8, lsr #12 │ │ │ │ @ instruction: 0xb624f8df │ │ │ │ - ldrbtmi r2, [pc], #-518 @ f7684 <__read_chk@plt+0x922b0> │ │ │ │ + ldrbtmi r2, [pc], #-518 @ f7614 <__read_chk@plt+0x92240> │ │ │ │ ldrbtmi r9, [fp], #1803 @ 0x70b │ │ │ │ @ instruction: 0x46b946ba │ │ │ │ vsubl.s8 q10, d16, d6 │ │ │ │ @ instruction: 0xf8df81a8 │ │ │ │ ldrbtmi r1, [r9], #-1556 @ 0xfffff9ec │ │ │ │ ands r4, sl, fp, lsl #12 │ │ │ │ strble r0, [sl], #-1794 @ 0xfffff8fe │ │ │ │ @@ -149684,30 +149656,30 @@ │ │ │ │ @ instruction: 0xf8df8108 │ │ │ │ @ instruction: 0xf8df95fc │ │ │ │ ldrbtmi r3, [r9], #1532 @ 0x5fc │ │ │ │ uxtab16mi r4, fp, fp, ror #8 │ │ │ │ movwcs r9, #54027 @ 0xd30b │ │ │ │ vrshr.s64 d20, d14, #64 │ │ │ │ @ instruction: 0xf8df8124 │ │ │ │ - ldrbtmi r7, [pc], #-1516 @ f76cc <__read_chk@plt+0x922f8> │ │ │ │ + ldrbtmi r7, [pc], #-1516 @ f765c <__read_chk@plt+0x92288> │ │ │ │ @ instruction: 0x463946ba │ │ │ │ movwls r4, #34363 @ 0x863b │ │ │ │ @ instruction: 0xf8df9306 │ │ │ │ smlattls r7, r0, r5, r3 │ │ │ │ ldrbtmi r9, [fp], #-2316 @ 0xfffff6f4 │ │ │ │ stmib sp, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ stmib sp, {r2, r8, r9, sl, sp, pc}^ │ │ │ │ @ instruction: 0xf8cd9202 │ │ │ │ movwls fp, #4 │ │ │ │ @ instruction: 0xf04f2201 │ │ │ │ @ instruction: 0x462833ff │ │ │ │ - bl ffc354b0 <__read_chk@plt+0xffbd00dc> │ │ │ │ + stc 7, cr15, [r4], #-436 @ 0xfffffe4c │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf004d006 │ │ │ │ - blx fedf87b0 <__read_chk@plt+0xfed933dc> │ │ │ │ + blx fedf8740 <__read_chk@plt+0xfed9336c> │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ strcs pc, [r8, #2271]! @ 0x8df │ │ │ │ ldrbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #8 │ │ │ │ @@ -149717,33 +149689,33 @@ │ │ │ │ pop {r2, r3, r6, r8, sl, fp, lr} │ │ │ │ @ instruction: 0x07878ff0 │ │ │ │ addhi pc, r5, r0, asr #32 │ │ │ │ svceq 0x0033f010 │ │ │ │ @ instruction: 0x81a6f000 │ │ │ │ andseq pc, r5, #0 │ │ │ │ @ instruction: 0xf0402a10 │ │ │ │ - blcs 117f48 <__read_chk@plt+0xb2b74> │ │ │ │ + blcs 117ed8 <__read_chk@plt+0xb2b04> │ │ │ │ eorshi pc, r5, #0 │ │ │ │ strblt pc, [r8, #-2271]! @ 0xfffff721 @ │ │ │ │ cdpeq 0, 1, cr15, cr14, cr15, {2} │ │ │ │ strbls pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #1275 @ 0x4fb │ │ │ │ stmib sp, {r3, r9, sl, lr}^ │ │ │ │ tstls fp, sp, lsl #6 │ │ │ │ - bl feab5524 <__read_chk@plt+0xfea50150> │ │ │ │ + bl ff8b54b4 <__read_chk@plt+0xff8500e0> │ │ │ │ @ instruction: 0xf5b0990b │ │ │ │ ldmib sp, {r7, r8, r9, sl, fp, sp, lr}^ │ │ │ │ vcgt.s8 d30, d0, d13 │ │ │ │ vrhadd.s8 q4, q7, │ │ │ │ strbmi r4, [r6, #-3083]! @ 0xfffff3f5 │ │ │ │ orrshi pc, r1, r0, asr #5 │ │ │ │ ldrge pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ ldrvc pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ ldrcc pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ - ldrbtmi r4, [pc], #-1274 @ f7798 <__read_chk@plt+0x923c4> │ │ │ │ + ldrbtmi r4, [pc], #-1274 @ f7728 <__read_chk@plt+0x92354> │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xe798447b │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strbeq r8, [r2, ip, lsr #2]! │ │ │ │ cmpphi lr, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ strlt pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ ldrbtmi r2, [fp], #520 @ 0x208 │ │ │ │ @@ -149752,42 +149724,42 @@ │ │ │ │ @ instruction: 0xf8df9520 │ │ │ │ ldrbtmi r0, [sl], #1312 @ 0x520 │ │ │ │ ldrbtmi r4, [r8], #-1273 @ 0xfffffb07 │ │ │ │ strbteq r9, [r7], fp │ │ │ │ @ instruction: 0x4608d55f │ │ │ │ movwcs lr, #59853 @ 0xe9cd │ │ │ │ @ instruction: 0xf76d910d │ │ │ │ - ldmib sp, {r1, r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r1, r3, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf5b0120d │ │ │ │ - blls 4d35e4 <__read_chk@plt+0x46e210> │ │ │ │ + blls 4d3574 <__read_chk@plt+0x46e1a0> │ │ │ │ @ instruction: 0xf8dfd878 │ │ │ │ @ instruction: 0xf10274fc │ │ │ │ - ldrbtmi r0, [pc], #-3594 @ f77f0 <__read_chk@plt+0x9241c> │ │ │ │ + ldrbtmi r0, [pc], #-3594 @ f7780 <__read_chk@plt+0x923ac> │ │ │ │ stceq 1, cr15, [fp], {14} │ │ │ │ strbmi r4, [r6, #-1156]! @ 0xfffffb7c │ │ │ │ adcshi pc, r7, r0, lsl #5 │ │ │ │ andeq pc, ip, #-2147483645 @ 0x80000003 │ │ │ │ vrshr.s64 d4, d18, #64 │ │ │ │ stmdacs r0, {r3, r7, pc} │ │ │ │ - blcs 12bdd8 <__read_chk@plt+0xc6a04> │ │ │ │ + blcs 12bd68 <__read_chk@plt+0xc6994> │ │ │ │ @ instruction: 0xf8dfd07a │ │ │ │ ldrbtmi r6, [lr], #-1240 @ 0xfffffb28 │ │ │ │ andcs r4, r0, #3145728 @ 0x300000 │ │ │ │ andls r4, r0, #8, 12 @ 0x800000 │ │ │ │ vmul.i8 d26, d0, d0 │ │ │ │ @ instruction: 0xf0d34201 │ │ │ │ - blls 3f60f4 <__read_chk@plt+0x390d20> │ │ │ │ + blls 3f6084 <__read_chk@plt+0x390cb0> │ │ │ │ movwls lr, #10701 @ 0x29cd │ │ │ │ ldrtcc pc, [ip], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r9, [fp], #-2316 @ 0xfffff6f4 │ │ │ │ andls r9, r7, r5, lsl #14 │ │ │ │ andsge pc, r0, sp, asr #17 │ │ │ │ andlt pc, r4, sp, asr #17 │ │ │ │ strls r9, [r6], -r8, lsl #12 │ │ │ │ - blcs 131594 <__read_chk@plt+0xcc1c0> │ │ │ │ + blcs 131524 <__read_chk@plt+0xcc150> │ │ │ │ sbcshi pc, r2, r0, asr #32 │ │ │ │ svceq 0x0033f010 │ │ │ │ bicshi pc, pc, r0 │ │ │ │ @ instruction: 0xf14007e0 │ │ │ │ @ instruction: 0xf8df81e6 │ │ │ │ @ instruction: 0xf8df3494 │ │ │ │ @ instruction: 0xf8df9494 │ │ │ │ @@ -149803,92 +149775,92 @@ │ │ │ │ ldrbtmi sl, [fp], #44 @ 0x2c │ │ │ │ ssateq sp, #1, pc, lsl #9 @ │ │ │ │ @ instruction: 0xf102bf58 │ │ │ │ @ instruction: 0xf1400009 │ │ │ │ strmi r8, [r8], -r0, ror #3 │ │ │ │ movwcs lr, #59853 @ 0xe9cd │ │ │ │ @ instruction: 0xf76d910d │ │ │ │ - ldmib sp, {r2, r3, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r2, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf5b0120d │ │ │ │ - blls 4d36b0 <__read_chk@plt+0x46e2dc> │ │ │ │ + blls 4d3640 <__read_chk@plt+0x46e26c> │ │ │ │ @ instruction: 0xf8dfd863 │ │ │ │ @ instruction: 0xf1027454 │ │ │ │ - ldrbtmi r0, [pc], #-3598 @ f78bc <__read_chk@plt+0x924e8> │ │ │ │ + ldrbtmi r0, [pc], #-3598 @ f784c <__read_chk@plt+0x92478> │ │ │ │ @ instruction: 0xf8dfe798 │ │ │ │ @ instruction: 0xf8df944c │ │ │ │ @ instruction: 0xf8dfa44c │ │ │ │ ldrbtmi r2, [r9], #1100 @ 0x44c │ │ │ │ @ instruction: 0x46cb44fa │ │ │ │ andls r4, fp, #2046820352 @ 0x7a000000 │ │ │ │ ldrb r2, [r8, -r9, lsl #4]! │ │ │ │ ldcmi 2, cr15, [r5], {2} │ │ │ │ - ble 12c8e78 <__read_chk@plt+0x1263aa4> │ │ │ │ + ble 12c8e08 <__read_chk@plt+0x1263a34> │ │ │ │ addsmi r3, r6, #1610612737 @ 0x60000001 │ │ │ │ sbcshi pc, r1, r0, asr #6 │ │ │ │ strtvc pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ - bl fec08af0 <__read_chk@plt+0xfeba371c> │ │ │ │ - bl fe8fa910 <__read_chk@plt+0xfe89553c> │ │ │ │ + bl fec08a80 <__read_chk@plt+0xfeba36ac> │ │ │ │ + bl fe8fa8a0 <__read_chk@plt+0xfe8954cc> │ │ │ │ stmdacs r1, {r2, r3} │ │ │ │ @ instruction: 0x2001bfb8 │ │ │ │ orrle r2, r4, r0, lsl #22 │ │ │ │ ldrne pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0x460e4479 │ │ │ │ @ instruction: 0xf8dfe782 │ │ │ │ ldrbtmi sl, [sl], #1040 @ 0x410 │ │ │ │ - blls 3c9274 <__read_chk@plt+0x363ea0> │ │ │ │ + blls 3c9204 <__read_chk@plt+0x363e30> │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf8df9302 │ │ │ │ stmib sp, {r2, sl, ip, sp}^ │ │ │ │ svcge 0x0010a704 │ │ │ │ @ instruction: 0x4638447b │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0xf8cd4301 │ │ │ │ ldrmi fp, [r9], -r4 │ │ │ │ - b ff4356f0 <__read_chk@plt+0xff3d031c> │ │ │ │ - bls 3ffd48 <__read_chk@plt+0x39a974> │ │ │ │ + bl 235680 <__read_chk@plt+0x1d02ac> │ │ │ │ + bls 3ffcd8 <__read_chk@plt+0x39a904> │ │ │ │ tstls r0, r3, lsr r6 │ │ │ │ @ instruction: 0x46294638 │ │ │ │ @ instruction: 0xf9a0f0d3 │ │ │ │ @ instruction: 0xf010e6d6 │ │ │ │ @ instruction: 0xf0000202 │ │ │ │ stmiblt fp!, {r0, r6, r7, pc}^ │ │ │ │ bicls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #3059 @ 0xbf3 │ │ │ │ uxtab16mi r4, fp, fp, ror #8 │ │ │ │ tstcs r1, #738197504 @ 0x2c000000 │ │ │ │ - blmi ffd71414 <__read_chk@plt+0xffd0c040> │ │ │ │ + blmi ffd713a4 <__read_chk@plt+0xffd0bfd0> │ │ │ │ sxtah r4, r0, fp, ror #8 │ │ │ │ - blmi ffd4b934 <__read_chk@plt+0xffce6560> │ │ │ │ + blmi ffd4b8c4 <__read_chk@plt+0xffce64f0> │ │ │ │ ldrbtmi r4, [fp], #-1151 @ 0xfffffb81 │ │ │ │ vmax.s8 d14, d18, d27 │ │ │ │ strbmi r4, [r6, #-3097]! @ 0xfffff3e7 │ │ │ │ andscc sp, sl, #323584 @ 0x4f000 │ │ │ │ vqsub.u8 d20, d16, d6 │ │ │ │ svcmi 0x00ec80b3 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xe7ae447f │ │ │ │ @ instruction: 0xb3a8f8df │ │ │ │ @ instruction: 0x46d944fb │ │ │ │ andseq pc, r5, #4 │ │ │ │ @ instruction: 0xf0402a10 │ │ │ │ @ instruction: 0x46088090 │ │ │ │ tstls fp, sp, lsl #6 │ │ │ │ - b fe2b5764 <__read_chk@plt+0xfe250390> │ │ │ │ + b ff0b56f4 <__read_chk@plt+0xff050320> │ │ │ │ @ instruction: 0xf5b0990b │ │ │ │ - blls 4537b8 <__read_chk@plt+0x3ee3e4> │ │ │ │ + blls 453748 <__read_chk@plt+0x3ee374> │ │ │ │ vmul.i8 d13, d7, d24 │ │ │ │ strbmi r4, [r6, #-3111]! @ 0xfffff3d9 │ │ │ │ addshi pc, r9, r0, lsl #5 │ │ │ │ adcsmi r3, lr, #40, 14 @ 0xa00000 │ │ │ │ sbchi pc, ip, r0, asr #6 │ │ │ │ cmnpge r4, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ addvs pc, r0, pc, asr #8 │ │ │ │ - bmi ff84b948 <__read_chk@plt+0xff7e6574> │ │ │ │ - ldrbtmi r4, [pc], #-1274 @ f79dc <__read_chk@plt+0x92608> │ │ │ │ + bmi ff84b8d8 <__read_chk@plt+0xff7e6504> │ │ │ │ + ldrbtmi r4, [pc], #-1274 @ f796c <__read_chk@plt+0x92598> │ │ │ │ andls r4, fp, #2046820352 @ 0x7a000000 │ │ │ │ andcc lr, ip, #35389440 @ 0x21c0000 │ │ │ │ svclt 0x00c84296 │ │ │ │ @ instruction: 0xf73f2000 │ │ │ │ ldr sl, [r2, lr, lsl #30] │ │ │ │ strle r0, [r6, #-2016]! @ 0xfffff820 │ │ │ │ cmpplt r8, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ @@ -149899,97 +149871,97 @@ │ │ │ │ msrhi CPSR_fx, r0, asr #2 │ │ │ │ @ instruction: 0xf8df4bd1 │ │ │ │ @ instruction: 0xf8df9348 │ │ │ │ ldrbtmi fp, [fp], #-840 @ 0xfffffcb8 │ │ │ │ movwls r4, #46329 @ 0xb4f9 │ │ │ │ tstcs r8, #-83886080 @ 0xfb000000 │ │ │ │ svcmi 0x00cfe64e │ │ │ │ - ldrbtmi r4, [pc], #-3023 @ f7a28 <__read_chk@plt+0x92654> │ │ │ │ + ldrbtmi r4, [pc], #-3023 @ f79b8 <__read_chk@plt+0x925e4> │ │ │ │ @ instruction: 0xe652447b │ │ │ │ teqpge r8, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ cdpeq 1, 1, cr15, cr12, cr7, {0} │ │ │ │ svcmi 0x00ce4acd │ │ │ │ ldrbtmi r4, [sl], #-1274 @ 0xfffffb06 │ │ │ │ - ldrbtmi r9, [pc], #-523 @ f7a40 <__read_chk@plt+0x9266c> │ │ │ │ + ldrbtmi r9, [pc], #-523 @ f79d0 <__read_chk@plt+0x925fc> │ │ │ │ sbfxeq lr, r6, #13, #3 │ │ │ │ adchi pc, r4, r0, asr #2 │ │ │ │ msrlt CPSR_f, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf8df270c │ │ │ │ ldrbtmi r9, [fp], #808 @ 0x328 │ │ │ │ @ instruction: 0xe7a144f9 │ │ │ │ msrge CPSR_, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [sl], #4040 @ 0xfc8 │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ uxtab16 r4, r3, pc, ror #8 @ │ │ │ │ @ instruction: 0xf14007a7 │ │ │ │ @ instruction: 0xf8df8084 │ │ │ │ - bmi ff2606c4 <__read_chk@plt+0xff1fb2f0> │ │ │ │ + bmi ff260654 <__read_chk@plt+0xff1fb280> │ │ │ │ tstpls r4, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ @ instruction: 0xf8df44fa │ │ │ │ ldrbtmi fp, [sl], #-788 @ 0xfffffcec │ │ │ │ andls r4, fp, #-117440512 @ 0xf9000000 │ │ │ │ andscs r4, r5, #-83886080 @ 0xfb000000 │ │ │ │ svcmi 0x00c2e69f │ │ │ │ smlsldx r4, r2, pc, r4 @ │ │ │ │ ldcle 14, cr2, [fp, #-72]! @ 0xffffffb8 │ │ │ │ @ instruction: 0xf8df4fc0 │ │ │ │ - ldrbtmi fp, [pc], #-772 @ f7a9c <__read_chk@plt+0x926c8> │ │ │ │ + ldrbtmi fp, [pc], #-772 @ f7a2c <__read_chk@plt+0x92658> │ │ │ │ ldrbtmi r9, [fp], #1803 @ 0x70b │ │ │ │ @ instruction: 0x46b946ba │ │ │ │ @ instruction: 0x463b4639 │ │ │ │ @ instruction: 0xf10ee613 │ │ │ │ addsmi r0, r6, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xf8dfdd37 │ │ │ │ vst1.64 {d26-d29}, [pc :128], ip │ │ │ │ svcmi 0x00ba6080 │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ - ldrbtmi sl, [pc], #-44 @ f7ac4 <__read_chk@plt+0x926f0> │ │ │ │ + ldrbtmi sl, [pc], #-44 @ f7a54 <__read_chk@plt+0x92680> │ │ │ │ @ instruction: 0xf8dfe715 │ │ │ │ @ instruction: 0xf107a2e0 │ │ │ │ ldmmi r7!, {r0, r2, r3, r9} │ │ │ │ ldrbtmi r4, [r8], #-1274 @ 0xfffffb06 │ │ │ │ ldrb r9, [sl], fp │ │ │ │ andseq pc, r5, r0 │ │ │ │ cmnle r4, r0, lsl r8 │ │ │ │ @ instruction: 0xf8dfb33b │ │ │ │ @ instruction: 0xf04fb2cc │ │ │ │ ldrbtmi r0, [fp], #3599 @ 0xe0f │ │ │ │ @ instruction: 0xe63946d9 │ │ │ │ - ldrbtmi r4, [pc], #-4016 @ f7af4 <__read_chk@plt+0x92720> │ │ │ │ - blmi fed31734 <__read_chk@plt+0xfeccc360> │ │ │ │ + ldrbtmi r4, [pc], #-4016 @ f7a84 <__read_chk@plt+0x926b0> │ │ │ │ + blmi fed316c4 <__read_chk@plt+0xfeccc2f0> │ │ │ │ ldrbtmi r4, [fp], #-4016 @ 0xfffff050 │ │ │ │ sbcge pc, r0, #14614528 @ 0xdf0000 │ │ │ │ - ldrbtmi r9, [pc], #-779 @ f7b04 <__read_chk@plt+0x92730> │ │ │ │ + ldrbtmi r9, [pc], #-779 @ f7a94 <__read_chk@plt+0x926c0> │ │ │ │ ldrbtmi r4, [sl], #2991 @ 0xbaf │ │ │ │ strb r4, [r2, #1147]! @ 0x47b │ │ │ │ adcsls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ adcslt pc, r8, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf8cd44f9 │ │ │ │ ldrbtmi r9, [fp], #44 @ 0x2c │ │ │ │ strbmi r4, [pc], -sl, asr #13 │ │ │ │ @ instruction: 0xf8dfe6f9 │ │ │ │ svcmi 0x00aba2ac │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ - ldrbtmi sl, [pc], #-44 @ f7b30 <__read_chk@plt+0x9275c> │ │ │ │ + ldrbtmi sl, [pc], #-44 @ f7ac0 <__read_chk@plt+0x926ec> │ │ │ │ @ instruction: 0xf8dfe6f1 │ │ │ │ andscs sl, r8, r4, lsr #5 │ │ │ │ andcs r4, pc, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ - ldrbtmi sl, [pc], #-44 @ f7b44 <__read_chk@plt+0x92770> │ │ │ │ + ldrbtmi sl, [pc], #-44 @ f7ad4 <__read_chk@plt+0x92700> │ │ │ │ @ instruction: 0x46d346d1 │ │ │ │ @ instruction: 0xf8dfe5a0 │ │ │ │ andcs sl, pc, #148, 4 @ 0x40000009 │ │ │ │ addsls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ addslt pc, r0, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #1274 @ 0x4fa │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xe69444fb │ │ │ │ addge pc, r4, #14614528 @ 0xdf0000 │ │ │ │ - blmi fe98b9f0 <__read_chk@plt+0xfe92661c> │ │ │ │ - ldrbtmi r4, [pc], #-1274 @ f7b70 <__read_chk@plt+0x9279c> │ │ │ │ + blmi fe98b980 <__read_chk@plt+0xfe9265ac> │ │ │ │ + ldrbtmi r4, [pc], #-1274 @ f7b00 <__read_chk@plt+0x9272c> │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ @ instruction: 0xf8dfe6cf │ │ │ │ andcs sl, r8, #128, 4 │ │ │ │ rsbsls pc, ip, #14614528 @ 0xdf0000 │ │ │ │ rsbslt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r9], #1274 @ 0x4fa │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ @@ -150006,44 +149978,44 @@ │ │ │ │ ldrbtmi sl, [sl], #604 @ 0x25c │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ cdpcs 6, 2, cr14, cr6, cr7, {3} │ │ │ │ @ instruction: 0xf8dfdd0f │ │ │ │ svcmi 0x0094a250 │ │ │ │ subsls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf8df44fa │ │ │ │ - ldrbtmi fp, [pc], #-592 @ f7bd4 <__read_chk@plt+0x92800> │ │ │ │ + ldrbtmi fp, [pc], #-592 @ f7b64 <__read_chk@plt+0x92790> │ │ │ │ @ instruction: 0x465144f9 │ │ │ │ @ instruction: 0x465344fb │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8dfe577 │ │ │ │ @ instruction: 0xf8dfa240 │ │ │ │ @ instruction: 0xf8df9240 │ │ │ │ ldrbtmi fp, [sl], #576 @ 0x240 │ │ │ │ ldrbtmi r4, [r9], #3983 @ 0xf8f │ │ │ │ @ instruction: 0xf8cd44fb │ │ │ │ - ldrbtmi sl, [pc], #-44 @ f7bfc <__read_chk@plt+0x92828> │ │ │ │ + ldrbtmi sl, [pc], #-44 @ f7b8c <__read_chk@plt+0x927b8> │ │ │ │ @ instruction: 0xf76ce68b │ │ │ │ - @ instruction: 0xf8dfeede │ │ │ │ + @ instruction: 0xf8dfef16 │ │ │ │ andcs r9, ip, #48, 4 │ │ │ │ eorlt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [fp], #1273 @ 0x4f9 │ │ │ │ - blmi fe3b1b50 <__read_chk@plt+0xfe34c77c> │ │ │ │ + blmi fe3b1ae0 <__read_chk@plt+0xfe34c70c> │ │ │ │ eorlt pc, r8, #14614528 @ 0xdf0000 │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ ldrbtmi r4, [fp], #1562 @ 0x61a │ │ │ │ @ instruction: 0x46912313 │ │ │ │ @ instruction: 0xf8dfe54c │ │ │ │ ldrbtmi fp, [fp], #540 @ 0x21c │ │ │ │ tstls sp, r8, asr r6 │ │ │ │ @ instruction: 0xf76d930b │ │ │ │ - blls 3f2148 <__read_chk@plt+0x38cd74> │ │ │ │ + blls 3f21b8 <__read_chk@plt+0x38cde4> │ │ │ │ stmdbls sp, {r1, r6, r8, sl, fp, ip} │ │ │ │ svceq 0x0002f014 │ │ │ │ @ instruction: 0xf8dfd01c │ │ │ │ - bmi fe160458 <__read_chk@plt+0xfe0fb084> │ │ │ │ + bmi fe1603e8 <__read_chk@plt+0xfe0fb014> │ │ │ │ andls pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [sl], #-1274 @ 0xfffffb06 │ │ │ │ ldrbtmi r9, [r9], #523 @ 0x20b │ │ │ │ andeq pc, sp, #0, 2 │ │ │ │ svcmi 0x007e3016 │ │ │ │ ldr r4, [r5, #-1151] @ 0xfffffb81 │ │ │ │ ldrsblt pc, [r4, #143]! @ 0x8f @ │ │ │ │ @@ -150054,350 +150026,350 @@ │ │ │ │ movwcs r4, #62715 @ 0xf4fb │ │ │ │ str r4, [r1, #-1681]! @ 0xfffff96f │ │ │ │ ldrdge pc, [r4, #143]! @ 0x8f │ │ │ │ ldrdls pc, [r4, #143]! @ 0x8f │ │ │ │ @ instruction: 0xf8cd44fa │ │ │ │ ldrbtmi sl, [r9], #44 @ 0x2c │ │ │ │ svclt 0x0000e5ff │ │ │ │ - eorseq r7, r2, r6, asr r2 │ │ │ │ + eorseq r7, r2, r6, asr #5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r7, r2, r6, lsr r2 │ │ │ │ - strhteq r4, [fp], -lr │ │ │ │ - andseq r2, r8, lr, lsr #20 │ │ │ │ - eoreq r4, fp, sl, lsr #5 │ │ │ │ - eoreq r4, fp, sl, lsl #5 │ │ │ │ - andseq ip, r6, r4, lsl #13 │ │ │ │ - eoreq r4, fp, r6, ror r2 │ │ │ │ - andseq ip, r6, r2, lsl r1 │ │ │ │ - eorseq r7, r2, ip, ror #2 │ │ │ │ - andseq ip, r6, ip, asr #32 │ │ │ │ - andseq ip, r9, lr, lsr #23 │ │ │ │ - eoreq r4, fp, ip, lsr #3 │ │ │ │ - andseq ip, r6, r2, lsr #32 │ │ │ │ - andseq r1, r7, ip, lsr lr │ │ │ │ - andseq r2, r8, r2, lsl #18 │ │ │ │ - andseq ip, r9, lr, asr #22 │ │ │ │ - eoreq r8, r8, r4, lsl #18 │ │ │ │ - andseq ip, r6, r6, ror r5 │ │ │ │ - @ instruction: 0x0016bfde │ │ │ │ - andseq r1, r7, r6, asr #27 │ │ │ │ - @ instruction: 0x0016bfbe │ │ │ │ - @ instruction: 0x0016c4d6 │ │ │ │ - andseq ip, r9, r8, lsr #21 │ │ │ │ - andseq fp, r6, r0, asr #30 │ │ │ │ - strhteq r4, [fp], -lr │ │ │ │ - andseq ip, r9, ip, lsl #21 │ │ │ │ - andseq r2, r8, sl, lsr #16 │ │ │ │ - andseq fp, r6, lr, lsl #30 │ │ │ │ - eoreq r4, fp, r6, ror r0 │ │ │ │ - andseq ip, r9, r4, asr #20 │ │ │ │ - andseq ip, r6, ip, ror #8 │ │ │ │ - @ instruction: 0x0016bedc │ │ │ │ - eoreq r4, fp, r8, lsr r0 │ │ │ │ - eoreq r4, fp, lr, lsr #32 │ │ │ │ - @ instruction: 0x0016beb0 │ │ │ │ - eoreq r3, fp, r2, ror #31 │ │ │ │ - andseq fp, r6, r0, asr #28 │ │ │ │ - andseq r1, r7, ip, ror #24 │ │ │ │ - andseq fp, r6, r8, asr lr │ │ │ │ - andseq r1, r7, r2, ror #24 │ │ │ │ - andseq fp, r6, r8, lsr lr │ │ │ │ - eoreq r3, fp, r8, lsr #31 │ │ │ │ - andseq ip, r9, r8, lsr r9 │ │ │ │ - @ instruction: 0x0016bdde │ │ │ │ + eorseq r7, r2, r6, lsr #5 │ │ │ │ + eoreq r4, fp, r2, asr #3 │ │ │ │ + andseq r2, r8, r2, asr #18 │ │ │ │ + eoreq r4, fp, lr, lsr #3 │ │ │ │ + eoreq r4, fp, lr, lsl #3 │ │ │ │ + mulseq r6, r8, r5 │ │ │ │ + eoreq r4, fp, sl, ror r1 │ │ │ │ + andseq ip, r6, r6, lsr #32 │ │ │ │ + ldrsbteq r7, [r2], -ip │ │ │ │ + andseq fp, r6, r0, ror #30 │ │ │ │ + andseq ip, r9, r2, asr #21 │ │ │ │ + strhteq r4, [fp], -r0 │ │ │ │ + andseq fp, r6, r6, lsr pc │ │ │ │ + andseq r1, r7, r0, asr sp │ │ │ │ + andseq r2, r8, r6, lsl r8 │ │ │ │ + andseq ip, r9, r2, ror #20 │ │ │ │ + eoreq r8, r8, r8, lsl r8 │ │ │ │ + andseq ip, r6, sl, lsl #9 │ │ │ │ + @ instruction: 0x0016bef2 │ │ │ │ + @ instruction: 0x00171cda │ │ │ │ + @ instruction: 0x0016bed2 │ │ │ │ + andseq ip, r6, sl, ror #7 │ │ │ │ + @ instruction: 0x0019c9bc │ │ │ │ + andseq fp, r6, r4, asr lr │ │ │ │ + eoreq r3, fp, r2, asr #31 │ │ │ │ + andseq ip, r9, r0, lsr #19 │ │ │ │ + andseq r2, r8, lr, lsr r7 │ │ │ │ + andseq fp, r6, r2, lsr #28 │ │ │ │ + eoreq r3, fp, sl, ror pc │ │ │ │ + andseq ip, r9, r8, asr r9 │ │ │ │ + andseq ip, r6, r0, lsl #7 │ │ │ │ + @ instruction: 0x0016bdf0 │ │ │ │ + eoreq r3, fp, ip, lsr pc │ │ │ │ + eoreq r3, fp, r2, lsr pc │ │ │ │ andseq fp, r6, r4, asr #27 │ │ │ │ - @ instruction: 0x0016bdb2 │ │ │ │ - andseq ip, r6, r6, lsr #6 │ │ │ │ - @ instruction: 0x0019c8f8 │ │ │ │ - mulseq r8, r8, r6 │ │ │ │ - andseq fp, r6, r2, lsr #27 │ │ │ │ - @ instruction: 0x00171bb0 │ │ │ │ - @ instruction: 0x0019c8d8 │ │ │ │ - andseq fp, r6, r6, ror #26 │ │ │ │ - andseq fp, r6, sl, ror sp │ │ │ │ - andseq fp, r6, sl, asr sp │ │ │ │ - eoreq r8, r8, r4, ror r6 │ │ │ │ - eoreq r3, fp, r2, ror #29 │ │ │ │ + eoreq r3, fp, r6, ror #29 │ │ │ │ andseq fp, r6, r4, asr sp │ │ │ │ - mulseq r9, r8, r8 │ │ │ │ - andseq fp, r6, r2, lsr #26 │ │ │ │ - eoreq r8, r8, r8, asr #12 │ │ │ │ - andseq r2, r8, r0, lsr r6 │ │ │ │ - andseq fp, r6, r0, asr #26 │ │ │ │ - eoreq r3, fp, r6, lsr #29 │ │ │ │ - andseq fp, r6, lr, lsl #26 │ │ │ │ - eoreq r3, fp, r4, lsl #29 │ │ │ │ - @ instruction: 0x0016bcf6 │ │ │ │ - andseq ip, r9, r0, asr #16 │ │ │ │ - andseq fp, r6, lr, asr #25 │ │ │ │ - eoreq r3, fp, r6, asr lr │ │ │ │ - @ instruction: 0x0016bcd6 │ │ │ │ - andseq fp, r6, r6, lsr #25 │ │ │ │ + andseq r1, r7, r0, lsl #23 │ │ │ │ + andseq fp, r6, ip, ror #26 │ │ │ │ + andseq r1, r7, r6, ror fp │ │ │ │ + andseq fp, r6, ip, asr #26 │ │ │ │ + eoreq r3, fp, ip, lsr #29 │ │ │ │ + andseq ip, r9, ip, asr #16 │ │ │ │ + @ instruction: 0x0016bcf2 │ │ │ │ + @ instruction: 0x0016bcd8 │ │ │ │ + andseq fp, r6, r6, asr #25 │ │ │ │ + andseq ip, r6, sl, lsr r2 │ │ │ │ + andseq ip, r9, ip, lsl #16 │ │ │ │ + andseq r2, r8, ip, lsr #11 │ │ │ │ @ instruction: 0x0016bcb6 │ │ │ │ - andseq ip, r9, sl, lsl #16 │ │ │ │ - @ instruction: 0x00171ad0 │ │ │ │ - eoreq r3, fp, ip, lsr #28 │ │ │ │ - mulseq r6, r2, ip │ │ │ │ - eoreq r3, fp, r8, lsl lr │ │ │ │ - andseq fp, r6, sl, lsl #25 │ │ │ │ - eoreq r3, fp, r4, lsl #28 │ │ │ │ - andseq fp, r6, r6, ror ip │ │ │ │ - eoreq r3, fp, r8, ror #27 │ │ │ │ - @ instruction: 0x0019c7b6 │ │ │ │ - andseq fp, r6, ip, asr #24 │ │ │ │ - andseq ip, r9, r4, lsr #15 │ │ │ │ - andseq fp, r6, sl, asr #24 │ │ │ │ - andseq fp, r6, r0, lsr ip │ │ │ │ - strhteq r3, [fp], -ip │ │ │ │ - eoreq r8, r8, r2, asr #10 │ │ │ │ - andseq r2, r8, r8, lsr #10 │ │ │ │ - andseq fp, r6, r8, lsl #24 │ │ │ │ - eoreq r8, r8, r2, lsr #10 │ │ │ │ - mlaeq fp, r2, sp, r3 │ │ │ │ - eoreq r3, fp, sl, lsl #27 │ │ │ │ - eoreq r3, fp, r4, ror sp │ │ │ │ - andseq fp, r6, r6, ror #23 │ │ │ │ - andseq ip, r9, ip, lsr r7 │ │ │ │ - @ instruction: 0x0016bbd4 │ │ │ │ - eoreq r3, fp, r2, asr sp │ │ │ │ + andseq r1, r7, r4, asr #21 │ │ │ │ + andseq ip, r9, ip, ror #15 │ │ │ │ + andseq fp, r6, sl, ror ip │ │ │ │ + andseq fp, r6, lr, lsl #25 │ │ │ │ + andseq fp, r6, lr, ror #24 │ │ │ │ + eoreq r8, r8, r8, lsl #11 │ │ │ │ + eoreq r3, fp, r6, ror #27 │ │ │ │ + andseq fp, r6, r8, ror #24 │ │ │ │ + andseq ip, r9, ip, lsr #15 │ │ │ │ + andseq fp, r6, r6, lsr ip │ │ │ │ + eoreq r8, r8, ip, asr r5 │ │ │ │ + andseq r2, r8, r4, asr #10 │ │ │ │ + andseq fp, r6, r4, asr ip │ │ │ │ + eoreq r3, fp, sl, lsr #27 │ │ │ │ + andseq fp, r6, r2, lsr #24 │ │ │ │ + eoreq r3, fp, r8, lsl #27 │ │ │ │ + andseq fp, r6, sl, lsl #24 │ │ │ │ + andseq ip, r9, r4, asr r7 │ │ │ │ + andseq fp, r6, r2, ror #23 │ │ │ │ + eoreq r3, fp, sl, asr sp │ │ │ │ + andseq fp, r6, sl, ror #23 │ │ │ │ + @ instruction: 0x0016bbba │ │ │ │ + andseq fp, r6, sl, asr #23 │ │ │ │ andseq ip, r9, lr, lsl r7 │ │ │ │ - @ instruction: 0x0016bbb8 │ │ │ │ - @ instruction: 0x0016bbbe │ │ │ │ - strhteq r8, [r8], -ip │ │ │ │ + andseq r1, r7, r4, ror #19 │ │ │ │ + eoreq r3, fp, r0, lsr sp │ │ │ │ + andseq fp, r6, r6, lsr #23 │ │ │ │ + eoreq r3, fp, ip, lsl sp │ │ │ │ mulseq r6, lr, fp │ │ │ │ - eoreq r3, fp, r8, lsr #26 │ │ │ │ - andseq fp, r6, lr, lsl #23 │ │ │ │ - andseq fp, r6, r2, lsl #23 │ │ │ │ - strdeq r3, [fp], -r4 @ │ │ │ │ - andseq fp, r6, r2, asr fp │ │ │ │ - @ instruction: 0x0019c6be │ │ │ │ - eoreq r3, fp, r4, ror #25 │ │ │ │ - andseq r2, r8, r0, asr r4 │ │ │ │ - ldrdeq r3, [fp], -r2 @ │ │ │ │ - andseq r2, r8, r0, asr #8 │ │ │ │ - strhteq r3, [fp], -ip │ │ │ │ - andseq ip, r9, r6, lsl #13 │ │ │ │ + eoreq r3, fp, r8, lsl #26 │ │ │ │ + andseq fp, r6, sl, lsl #23 │ │ │ │ + eoreq r3, fp, ip, ror #25 │ │ │ │ + andseq ip, r9, sl, asr #13 │ │ │ │ + andseq fp, r6, r0, ror #22 │ │ │ │ + @ instruction: 0x0019c6b8 │ │ │ │ + andseq fp, r6, lr, asr fp │ │ │ │ + andseq fp, r6, r4, asr #22 │ │ │ │ + eoreq r3, fp, r0, asr #25 │ │ │ │ + eoreq r8, r8, r6, asr r4 │ │ │ │ + andseq r2, r8, ip, lsr r4 │ │ │ │ + andseq fp, r6, ip, lsl fp │ │ │ │ + eoreq r8, r8, r6, lsr r4 │ │ │ │ + mlaeq fp, r6, ip, r3 │ │ │ │ + eoreq r3, fp, lr, lsl #25 │ │ │ │ + eoreq r3, fp, r8, ror ip │ │ │ │ + @ instruction: 0x0016bafa │ │ │ │ + andseq ip, r9, r0, asr r6 │ │ │ │ + andseq fp, r6, r8, ror #21 │ │ │ │ + eoreq r3, fp, r6, asr ip │ │ │ │ + andseq ip, r9, r2, lsr r6 │ │ │ │ + andseq fp, r6, ip, asr #21 │ │ │ │ + @ instruction: 0x0016bad2 │ │ │ │ + ldrdeq r8, [r8], -r0 @ │ │ │ │ + @ instruction: 0x0016bab2 │ │ │ │ + eoreq r3, fp, ip, lsr #24 │ │ │ │ + andseq fp, r6, r2, lsr #21 │ │ │ │ + mulseq r6, r6, sl │ │ │ │ + strdeq r3, [fp], -r8 @ │ │ │ │ + andseq fp, r6, r6, ror #20 │ │ │ │ + @ instruction: 0x0019c5d2 │ │ │ │ + eoreq r3, fp, r8, ror #23 │ │ │ │ + andseq r2, r8, r4, ror #6 │ │ │ │ + ldrdeq r3, [fp], -r6 @ │ │ │ │ + andseq r2, r8, r4, asr r3 │ │ │ │ + eoreq r3, fp, r0, asr #23 │ │ │ │ + mulseq r9, sl, r5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r7, lr, asr #18 │ │ │ │ strmi r4, [r6], -lr, asr #20 │ │ │ │ svcmi 0x004e4479 │ │ │ │ - ldrbtmi r4, [pc], #-2894 @ f7e8c <__read_chk@plt+0x92ab8> │ │ │ │ + ldrbtmi r4, [pc], #-2894 @ f7e1c <__read_chk@plt+0x92a48> │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9205 │ │ │ │ ldmpl sp!, {r9}^ │ │ │ │ - blcs 112048 <__read_chk@plt+0xacc74> │ │ │ │ + blcs 111fd8 <__read_chk@plt+0xacc04> │ │ │ │ movwcs sp, #125 @ 0x7d │ │ │ │ ldrmi r1, [sl], -r8, lsr #26 │ │ │ │ @ instruction: 0xf8503301 │ │ │ │ stmdbcs r0, {r0, r1, r4, r5, ip} │ │ │ │ andcc sp, r3, #1073741886 @ 0x4000003e │ │ │ │ @ instruction: 0x46200094 │ │ │ │ - @ instruction: 0xf838f0f2 │ │ │ │ + @ instruction: 0xffe0f0f1 │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ andls r4, r4, r4, lsl #12 │ │ │ │ - b fefb5c74 <__read_chk@plt+0xfef508a0> │ │ │ │ + b ffdb5c04 <__read_chk@plt+0xffd50830> │ │ │ │ stmdacs r0, {r3, r5, r6, fp, sp, lr} │ │ │ │ strtmi sp, [r0], r9, rrx │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9f8f10b │ │ │ │ + @ instruction: 0xf9a0f10b │ │ │ │ @ instruction: 0xf8484604 │ │ │ │ teqlt r6, r4, lsl #22 │ │ │ │ ldrtmi r6, [r0], -r9, ror #16 │ │ │ │ - ldm r8, {r0, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r0, {r0, r2, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00082800 │ │ │ │ stmiavs r8!, {r0, r5, r7, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r3, r8, sl, ip, sp} │ │ │ │ ldmdbmi r5!, {r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldcl 7, cr15, [r8, #432] @ 0x1b0 │ │ │ │ + cdp 7, 1, cr15, cr0, cr12, {3} │ │ │ │ @ instruction: 0xf10b4605 │ │ │ │ - @ instruction: 0xf1b9f9e1 │ │ │ │ + @ instruction: 0xf1b9f989 │ │ │ │ svclt 0x00080f00 │ │ │ │ @ instruction: 0xf8c84681 │ │ │ │ stmdbmi pc!, {} @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x8010f8dd │ │ │ │ @ instruction: 0xf76c4479 │ │ │ │ - stmdbmi ip!, {r3, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbmi ip!, {r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - stcl 7, cr15, [r0, #432] @ 0x1b0 │ │ │ │ + ldcl 7, cr15, [r8, #432]! @ 0x1b0 │ │ │ │ strmi r4, [r6], -r9, lsr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf76c2000 │ │ │ │ - stmdbmi r7!, {r1, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbmi r7!, {r1, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ stmdbeq r1, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrtmi r4, [r3], -r2, lsr #12 │ │ │ │ ldmdapl r9!, {r6, r9, sl, lr}^ │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ @ instruction: 0xff04f7c6 │ │ │ │ lslslt r4, r4, #12 │ │ │ │ @ instruction: 0xf76d4629 │ │ │ │ - orrlt lr, r0, lr, asr r8 │ │ │ │ + @ instruction: 0xb180e896 │ │ │ │ @ instruction: 0xf086a804 │ │ │ │ - bmi 8b6228 <__read_chk@plt+0x850e54> │ │ │ │ + bmi 8b61b8 <__read_chk@plt+0x850de4> │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x4620d11e │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ strdvc r8, [r0], -r0 @ │ │ │ │ ldmdbmi r7, {r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r0, #432] @ 0x1b0 │ │ │ │ + stcl 7, cr15, [r8, #432] @ 0x1b0 │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r1, lsl #2 │ │ │ │ ldc2l 0, cr15, [r2], #-44 @ 0xffffffd4 │ │ │ │ strcs lr, [r8], #-2016 @ 0xfffff820 │ │ │ │ ldmdbmi r1, {r0, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [r2, #432] @ 0x1b0 │ │ │ │ + ldc 7, cr15, [sl, #432]! @ 0x1b0 │ │ │ │ @ instruction: 0xf10b4605 │ │ │ │ - strmi pc, [r1], fp, lsl #19 │ │ │ │ + @ instruction: 0x4681f933 │ │ │ │ str r6, [ip, r0, lsr #32]! │ │ │ │ - stc 7, cr15, [r2, #-432] @ 0xfffffe50 │ │ │ │ - eorseq r6, r2, r0, lsl #20 │ │ │ │ + ldc 7, cr15, [sl, #-432]! @ 0xfffffe50 │ │ │ │ + eorseq r6, r2, r0, ror sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r6, [r2], -sl │ │ │ │ + eorseq r6, r2, sl, ror #20 │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ - andseq fp, r6, r6, lsl r9 │ │ │ │ - andseq fp, r6, ip, lsl r9 │ │ │ │ - andseq fp, r6, r4, lsr #18 │ │ │ │ - andseq fp, r6, r2, lsr #18 │ │ │ │ + andseq fp, r6, sl, lsr #16 │ │ │ │ + andseq fp, r6, r0, lsr r8 │ │ │ │ + andseq fp, r6, r8, lsr r8 │ │ │ │ + andseq fp, r6, r6, lsr r8 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ - eorseq r6, r2, lr, lsl r9 │ │ │ │ - andseq fp, r5, lr, lsr #22 │ │ │ │ - andseq fp, r6, sl, ror #16 │ │ │ │ + eorseq r6, r2, lr, lsl #19 │ │ │ │ + andseq fp, r5, r2, asr #20 │ │ │ │ + andseq fp, r6, lr, ror r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 2, cr15, cr0, cr12, {6} │ │ │ │ rsclt r4, pc, r0, asr #26 │ │ │ │ @ instruction: 0xf10d4e40 │ │ │ │ mcrrmi 11, 6, r0, r0, cr8 │ │ │ │ ldrbtmi r4, [lr], #-1149 @ 0xfffffb83 │ │ │ │ stmdbpl ip!, {r4, r9, sl, ip, pc} │ │ │ │ strbtls r6, [sp], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ - blmi 101cc5c <__read_chk@plt+0xfb7888> │ │ │ │ + blmi 101cbec <__read_chk@plt+0xfb7818> │ │ │ │ andls r4, r7, #20, 12 @ 0x1400000 │ │ │ │ tstls r5, sl │ │ │ │ ldmpl r7!, {r1, r3, r4, r5, r9, fp, lr}^ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ @ instruction: 0xf8cb4939 │ │ │ │ ldmdavs r8!, {ip, sp} │ │ │ │ tstcc r3, #3178496 @ 0x308000 │ │ │ │ subscc pc, r4, r2, lsl #17 │ │ │ │ svclt 0x00181e23 │ │ │ │ andsvc r2, r3, r1, lsl #6 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ ldmdapl r5!, {r2, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8939416 │ │ │ │ strtmi r4, [lr], -sl, lsr #2 │ │ │ │ - strls r6, [pc, #-3473] @ f72c3 <__read_chk@plt+0x91eef> │ │ │ │ + strls r6, [pc, #-3473] @ f7253 <__read_chk@plt+0x91e7f> │ │ │ │ stmibeq r4!, {r0, r2, r3, r5, r8, fp, ip, sp, lr}^ │ │ │ │ streq pc, [r0, #-868] @ 0xfffffc9c │ │ │ │ teqlt r1, r5, lsr r1 │ │ │ │ subseq pc, r8, r2, lsl #2 │ │ │ │ - stc2l 0, cr15, [r8, #964]! @ 0x3c4 │ │ │ │ + ldc2 0, cr15, [r0, #964] @ 0x3c4 │ │ │ │ @ instruction: 0xf5006838 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ andsls r2, r3, #144, 4 │ │ │ │ - bls 564700 <__read_chk@plt+0x4ff32c> │ │ │ │ - blmi aa44c4 <__read_chk@plt+0xa3f0f0> │ │ │ │ + bls 564690 <__read_chk@plt+0x4ff2bc> │ │ │ │ + blmi aa4454 <__read_chk@plt+0xa3f080> │ │ │ │ andsvs r4, r3, fp, ror r4 │ │ │ │ - bmi a41488 <__read_chk@plt+0x9dc0b4> │ │ │ │ + bmi a41418 <__read_chk@plt+0x9dc044> │ │ │ │ ldrbtmi r4, [sl], #-2847 @ 0xfffff4e1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, ror #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, ip, r1, asr #32 │ │ │ │ rsblt r4, pc, r8, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x211ef993 │ │ │ │ @ instruction: 0x111ef893 │ │ │ │ vmlsl.s8 q9, d0, d0 │ │ │ │ - bls 659294 <__read_chk@plt+0x5f3ec0> │ │ │ │ + bls 659224 <__read_chk@plt+0x5f3e50> │ │ │ │ @ instruction: 0xf8936082 │ │ │ │ vorr.i32 d18, #165 @ 0x000000a5 │ │ │ │ ldrls r0, [r7], #-1152 @ 0xfffffb80 │ │ │ │ @ instruction: 0xf022b11c │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf8d32115 │ │ │ │ @ instruction: 0xf8d225d4 │ │ │ │ - bcs 102c60 <__read_chk@plt+0x9d88c> │ │ │ │ + bcs 102bf0 <__read_chk@plt+0x9d81c> │ │ │ │ rsbshi pc, r7, r1 │ │ │ │ @ instruction: 0xf04f4911 │ │ │ │ @ instruction: 0x9c100a00 │ │ │ │ strls r5, [r8], -r6, ror #16 │ │ │ │ @ instruction: 0xf8524656 │ │ │ │ - b 14cc180 <__read_chk@plt+0x1466dac> │ │ │ │ + b 14cc110 <__read_chk@plt+0x1466d3c> │ │ │ │ stccs 8, cr0, [r0, #-536] @ 0xfffffde8 │ │ │ │ stmdavc ip!, {r1, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf76cb1ec │ │ │ │ - stmdavs r2, {r1, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r2, {r1, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ svclt 0x0000e015 │ │ │ │ - eorseq r6, r2, r0, lsl #17 │ │ │ │ - eorseq r6, r2, lr, ror r8 │ │ │ │ + ldrshteq r6, [r2], -r0 │ │ │ │ + eorseq r6, r2, lr, ror #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r5, r8, r2, lsr fp │ │ │ │ + eorseq r5, r8, r2, lsr #23 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - andseq fp, r6, r8, lsr #17 │ │ │ │ - ldrshteq r6, [r2], -lr │ │ │ │ + @ instruction: 0x0016b7bc │ │ │ │ + eorseq r6, r2, lr, ror #16 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ svcmi 0x0001f815 │ │ │ │ @ instruction: 0xf832b11c │ │ │ │ ldreq r3, [r9], #20 │ │ │ │ @ instruction: 0xf04fd5f8 │ │ │ │ eorvc r0, fp, r0, lsl #6 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf8533ae4 │ │ │ │ @ instruction: 0xf0e50008 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - strthi pc, [pc], #-0 @ f8150 <__read_chk@plt+0x92d7c> │ │ │ │ + strthi pc, [pc], #-0 @ f80e0 <__read_chk@plt+0x92d0c> │ │ │ │ tstcs r1, fp, lsr r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bcc ffa364ac <__read_chk@plt+0xff9d10d8> │ │ │ │ + bcc ffa3643c <__read_chk@plt+0xff9d1068> │ │ │ │ andeq pc, r8, r3, asr r8 @ │ │ │ │ cdp2 0, 8, cr15, cr2, cr5, {7} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ andscs r8, r0, r0, lsr #8 │ │ │ │ - mrc2 0, 6, pc, cr10, cr1, {7} │ │ │ │ + mcr2 0, 4, pc, cr2, cr1, {7} @ │ │ │ │ subvs r6, r6, fp, lsr r8 │ │ │ │ @ instruction: 0xf5034681 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf8533ae4 │ │ │ │ @ instruction: 0xf0e60008 │ │ │ │ strmi pc, [r2], r5, ror #25 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10b840e │ │ │ │ - @ instruction: 0xf8c9f895 │ │ │ │ + @ instruction: 0xf8c9f83d │ │ │ │ eorvc r0, ip, r0 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmiavs r3!, {r0, r4, r5, sl, pc} │ │ │ │ andcc pc, r8, r9, asr #17 │ │ │ │ andmi pc, ip, r9, asr #17 │ │ │ │ andls pc, r8, r4, asr #17 │ │ │ │ ldrdcc pc, [r8], -r9 │ │ │ │ andls pc, ip, r3, asr #17 │ │ │ │ @ instruction: 0x36016838 │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bcs ffa36518 <__read_chk@plt+0xff9d1144> │ │ │ │ + bcs ffa364a8 <__read_chk@plt+0xff9d10d4> │ │ │ │ orrle r2, r6, r0, lsl #20 │ │ │ │ @ instruction: 0xf8939e08 │ │ │ │ ldcge 1, cr1, [ip], {30} │ │ │ │ strbcs pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrdge pc, [r0], -fp │ │ │ │ ldmdaeq r9!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f447a │ │ │ │ @@ -150430,15 +150402,15 @@ │ │ │ │ @ instruction: 0xf8df63a5 │ │ │ │ ldrbtmi r5, [sp], #-1128 @ 0xfffffb98 │ │ │ │ @ instruction: 0xf10063e5 │ │ │ │ andcs r8, r5, #100663296 @ 0x6000000 │ │ │ │ andcs r9, r4, #8, 4 @ 0x80000000 │ │ │ │ smlalbtne pc, r0, r1, r3 @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - bl 21929c <__read_chk@plt+0x1b3ec8> │ │ │ │ + bl 21922c <__read_chk@plt+0x1b3e58> │ │ │ │ andls r1, fp, #-2147483648 @ 0x80000000 │ │ │ │ strbcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldmdaeq r7, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r9, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ stmdbhi r0, {r0, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strtmi r6, [sl], -sl, lsl #1 │ │ │ │ @@ -150466,18 +150438,18 @@ │ │ │ │ stmib r1, {r0, r2, r4, r8, fp}^ │ │ │ │ ldrbtmi r8, [sl], #-2304 @ 0xfffff700 │ │ │ │ strtmi r6, [sl], -sl, lsl #1 │ │ │ │ strls r3, [r8, #-1281] @ 0xfffffaff │ │ │ │ msrne CPSR_xc, r3 @ │ │ │ │ streq pc, [r0, #961] @ 0x3c1 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ - bl 219b70 <__read_chk@plt+0x1b479c> │ │ │ │ + bl 219b00 <__read_chk@plt+0x1b472c> │ │ │ │ stcls 12, cr1, [r8, #-8] │ │ │ │ @ instruction: 0xf04f920c │ │ │ │ - bmi ffd3a358 <__read_chk@plt+0xffcd4f84> │ │ │ │ + bmi ffd3a2e8 <__read_chk@plt+0xffcd4f14> │ │ │ │ stmdbeq pc, {r0, r1, r2, r3, r6, ip, sp, lr, pc} @ │ │ │ │ stmdbhi r0, {r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cc447a │ │ │ │ strtmi r2, [sl], -r8 │ │ │ │ strls r3, [r8, #-1281] @ 0xfffffaff │ │ │ │ strne lr, [r2, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xc3acf8df │ │ │ │ @@ -150490,84 +150462,84 @@ │ │ │ │ andgt pc, ip, r5, asr #17 │ │ │ │ teqppl r0, r3 @ @ p-variant is OBSOLETE │ │ │ │ strbeq r9, [sp, -r9, lsl #10]! │ │ │ │ stcls 4, cr13, [r8, #-224] @ 0xffffff20 │ │ │ │ stceq 1, cr15, [r2], {2} │ │ │ │ orr pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0x1c0ceb04 │ │ │ │ - blvc ff2339e0 <__read_chk@plt+0xff1ce60c> │ │ │ │ + blvc ff233970 <__read_chk@plt+0xff1ce59c> │ │ │ │ stmdbne r5, {r2, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df44fe │ │ │ │ @ instruction: 0xf8c98378 │ │ │ │ ldrbtmi lr, [r8], #8 │ │ │ │ cmnp r0, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ - blvc 1339a0 <__read_chk@plt+0xce5cc> │ │ │ │ + blvc 133930 <__read_chk@plt+0xce55c> │ │ │ │ @ instruction: 0xf8c944fe │ │ │ │ @ instruction: 0xf8dfe00c │ │ │ │ @ instruction: 0xf04fe368 │ │ │ │ ldrbtmi r0, [lr], #2407 @ 0x967 │ │ │ │ @ instruction: 0x8e02e9cc │ │ │ │ stmdaeq r7!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ stmdbhi r0, {r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrgt pc, [ip, #2259]! @ 0x8d3 │ │ │ │ svceq 0x0000f1bc │ │ │ │ stcls 0, cr13, [r9, #-56] @ 0xffffffc8 │ │ │ │ biceq pc, r0, #335544323 @ 0x14000003 │ │ │ │ strne pc, [r0, #-965] @ 0xfffffc3b │ │ │ │ - b 11b851c <__read_chk@plt+0x1153148> │ │ │ │ + b 11b84ac <__read_chk@plt+0x11530d8> │ │ │ │ @ instruction: 0xf89c0385 │ │ │ │ @ instruction: 0xf0255000 │ │ │ │ @ instruction: 0x432b0506 │ │ │ │ andcc pc, r0, ip, lsl #17 │ │ │ │ movwls r1, #36051 @ 0x8cd3 │ │ │ │ smlabtne r0, r1, r3, pc @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdbls r8, {r0, r1, r3, r4, r5, r7, r8, sl, pc} │ │ │ │ - blvc febb3a50 <__read_chk@plt+0xfeb4e67c> │ │ │ │ + blvc febb39e0 <__read_chk@plt+0xfeb4e60c> │ │ │ │ vstmiane sp, {d4-} │ │ │ │ vmlane.f64 d14, d1, d4 │ │ │ │ @ instruction: 0x1c01eb04 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ fstmiaxne sl, {d20-d116} @ Deprecated │ │ │ │ - blvc 133a24 <__read_chk@plt+0xce650> │ │ │ │ + blvc 1339b4 <__read_chk@plt+0xce5e0> │ │ │ │ strne lr, [r5, #-2820] @ 0xfffff4fc │ │ │ │ - blvc fea33a70 <__read_chk@plt+0xfe9ce69c> │ │ │ │ + blvc fea33a00 <__read_chk@plt+0xfe9ce62c> │ │ │ │ @ instruction: 0xf8ce447b │ │ │ │ - bl 20441c <__read_chk@plt+0x19f048> │ │ │ │ - blmi ff07cc08 <__read_chk@plt+0xff017834> │ │ │ │ + bl 2043ac <__read_chk@plt+0x19efd8> │ │ │ │ + blmi ff07cb98 <__read_chk@plt+0xff0177c4> │ │ │ │ rscsls pc, r8, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf8ce447b │ │ │ │ stc 0, cr3, [ip, #48] @ 0x30 │ │ │ │ strmi r7, [fp], -r4, lsl #22 │ │ │ │ - blvc fe8b3a90 <__read_chk@plt+0xfe84e6bc> │ │ │ │ + blvc fe8b3a20 <__read_chk@plt+0xfe84e64c> │ │ │ │ @ instruction: 0xf8df3304 │ │ │ │ ldrbtmi r8, [r9], #744 @ 0x2e8 │ │ │ │ rsc pc, r4, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r9, [r8], #276 @ 0x114 │ │ │ │ ldrbtmi r9, [lr], #2313 @ 0x909 │ │ │ │ andsne pc, ip, ip, asr #17 │ │ │ │ ands pc, r8, ip, asr #17 │ │ │ │ smlabtls r2, r5, r9, lr │ │ │ │ stmdbeq r8!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ - blvc 133a50 <__read_chk@plt+0xce67c> │ │ │ │ + blvc 1339e0 <__read_chk@plt+0xce60c> │ │ │ │ smlabthi r2, r2, r9, lr │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r5, r6, ip, sp, lr, pc} │ │ │ │ stmdbhi r0, {r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ svceq 0x0000f1ba │ │ │ │ tsteq sp, pc, lsl r0 │ │ │ │ @ instruction: 0xf1051c59 │ │ │ │ - ldc 14, cr0, [pc, #32] @ f8478 <__read_chk@plt+0x930a4> │ │ │ │ + ldc 14, cr0, [pc, #32] @ f8408 <__read_chk@plt+0x93034> │ │ │ │ strtmi r7, [r5], #-2959 @ 0xfffff471 │ │ │ │ setend le │ │ │ │ - bl 1fb484 <__read_chk@plt+0x1960b0> │ │ │ │ + bl 1fb414 <__read_chk@plt+0x196040> │ │ │ │ strtmi r0, [r1], #-2318 @ 0xfffff6f2 │ │ │ │ stmdaeq ip, {r2, r8, r9, fp, sp, lr, pc} │ │ │ │ - blvc 133a84 <__read_chk@plt+0xce6b0> │ │ │ │ - ldc 3, cr3, [pc, #8] @ f847c <__read_chk@plt+0x930a8> │ │ │ │ - bmi fea172a0 <__read_chk@plt+0xfe9b1ecc> │ │ │ │ + blvc 133a14 <__read_chk@plt+0xce640> │ │ │ │ + ldc 3, cr3, [pc, #8] @ f840c <__read_chk@plt+0x93038> │ │ │ │ + bmi fea17230 <__read_chk@plt+0xfe9b1e5c> │ │ │ │ @ instruction: 0xf844447a │ │ │ │ @ instruction: 0xf8c9200e │ │ │ │ stc 0, cr2, [r1, #16] │ │ │ │ @ instruction: 0xf8447b00 │ │ │ │ @ instruction: 0xf8c8200c │ │ │ │ tsteq fp, r4 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @@ -150583,82 +150555,82 @@ │ │ │ │ @ instruction: 0x4620b13c │ │ │ │ @ instruction: 0xf0d22120 │ │ │ │ @ instruction: 0x4604fdb5 │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ vst4.8 {d23-d26}, [pc], r3 │ │ │ │ ldmdbls r2, {r5, r7, r9, lr} │ │ │ │ @ instruction: 0xf76c4630 │ │ │ │ - blls 373c88 <__read_chk@plt+0x30e8b4> │ │ │ │ + blls 373cf8 <__read_chk@plt+0x30e924> │ │ │ │ @ instruction: 0xf8834630 │ │ │ │ @ instruction: 0xf76cafff │ │ │ │ - @ instruction: 0xf8d9ecee │ │ │ │ + @ instruction: 0xf8d9ed26 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ ldmdane r3!, {r1, r3, r5, r8, sp} │ │ │ │ - bcs 1105a0 <__read_chk@plt+0xab1cc> │ │ │ │ - bls 4eed08 <__read_chk@plt+0x489934> │ │ │ │ + bcs 110530 <__read_chk@plt+0xab15c> │ │ │ │ + bls 4eec98 <__read_chk@plt+0x4898c4> │ │ │ │ bfieq r7, r2, #18, #6 │ │ │ │ strhi pc, [r4, #-320] @ 0xfffffec0 │ │ │ │ - blne fe79e920 <__read_chk@plt+0xfe73954c> │ │ │ │ + blne fe79e8b0 <__read_chk@plt+0xfe7394dc> │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf8db8455 │ │ │ │ stmdbcs r0, {ip} │ │ │ │ ldrhi pc, [r5, #-0] │ │ │ │ rscsvc pc, sp, r4, asr #12 │ │ │ │ svclt 0x00d44282 │ │ │ │ smlsdcs r0, sl, ip, r1 │ │ │ │ eorvs sp, sl, ip, lsl #24 │ │ │ │ andsvc r2, sl, r0, lsr #4 │ │ │ │ eorcs r2, r8, #262144 @ 0x40000 │ │ │ │ ldmibne r9, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ andsvc r6, sl, r9, lsr #32 │ │ │ │ @ instruction: 0xf8db682a │ │ │ │ - blne fe57c53c <__read_chk@plt+0xfe517168> │ │ │ │ + blne fe57c4cc <__read_chk@plt+0xfe5170f8> │ │ │ │ @ instruction: 0xf5c2680b │ │ │ │ - blcs 108fc4 <__read_chk@plt+0xa3bf0> │ │ │ │ + blcs 108f54 <__read_chk@plt+0xa3b80> │ │ │ │ strbhi pc, [r3], #0 @ │ │ │ │ @ instruction: 0x46284971 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ @ instruction: 0xf8dbfc37 │ │ │ │ stmdavs sl!, {ip, sp} │ │ │ │ - blne fe589dfc <__read_chk@plt+0xfe524a28> │ │ │ │ + blne fe589d8c <__read_chk@plt+0xfe5249b8> │ │ │ │ @ instruction: 0xf5c26819 │ │ │ │ @ instruction: 0xf0e942a0 │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5b21b9a │ │ │ │ @ instruction: 0xf2804fa0 │ │ │ │ mrrcne 4, 9, r8, sl, cr6 │ │ │ │ eorcs r6, r2, #42 @ 0x2a │ │ │ │ stmdavs fp!, {r1, r3, r4, ip, sp, lr} │ │ │ │ - blne fe78ab14 <__read_chk@plt+0xfe725740> │ │ │ │ + blne fe78aaa4 <__read_chk@plt+0xfe7256d0> │ │ │ │ stcvs 4, cr4, [r8, #-484] @ 0xfffffe1c │ │ │ │ strle r0, [r2], #-1984 @ 0xfffff840 │ │ │ │ @ instruction: 0x1054f891 │ │ │ │ @ instruction: 0xf644b389 │ │ │ │ addmi r7, sl, #1073741887 @ 0x4000003f │ │ │ │ mrrcne 12, 0, sp, sl, cr14 │ │ │ │ eorcs r6, r0, #42 @ 0x2a │ │ │ │ svccs 0x0000701a │ │ │ │ ldrhi pc, [sp], #64 @ 0x40 │ │ │ │ strcs r6, [r1, -fp, lsr #16] │ │ │ │ ldmibne r9, {r3, r5, r9, sp}^ │ │ │ │ andsvc r6, sl, r9, lsr #32 │ │ │ │ - blne fe59265c <__read_chk@plt+0xfe52d288> │ │ │ │ + blne fe5925ec <__read_chk@plt+0xfe52d218> │ │ │ │ @ instruction: 0x46284958 │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ - blmi 16b75c0 <__read_chk@plt+0x16521ec> │ │ │ │ + blmi 16b7550 <__read_chk@plt+0x165217c> │ │ │ │ ldcvs 4, cr4, [fp, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xf10007d8 │ │ │ │ - blmi 1619710 <__read_chk@plt+0x15b433c> │ │ │ │ + blmi 16196a0 <__read_chk@plt+0x15b42cc> │ │ │ │ @ instruction: 0xf893447b │ │ │ │ - blcs 104728 <__read_chk@plt+0x9f354> │ │ │ │ + blcs 1046b8 <__read_chk@plt+0x9f2e4> │ │ │ │ ldrbhi pc, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - blne fe58ab24 <__read_chk@plt+0xfe525750> │ │ │ │ + blne fe58aab4 <__read_chk@plt+0xfe5256e0> │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ stmdavs fp!, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi sp, {r1, r3, r4, r7, r8, r9, fp, ip}^ │ │ │ │ stclvs 4, cr4, [r9, #484] @ 0x1e4 │ │ │ │ eorsle r2, r5, r0, lsl #18 │ │ │ │ @ instruction: 0xb121990a │ │ │ │ @@ -150669,29 +150641,29 @@ │ │ │ │ mrrcne 12, 0, sp, sl, cr14 │ │ │ │ eorcs r6, r0, #42 @ 0x2a │ │ │ │ svccs 0x0000701a │ │ │ │ strthi pc, [r3], #64 @ 0x40 │ │ │ │ strcs r6, [r1, -fp, lsr #16] │ │ │ │ ldmibne r9, {r3, r5, r9, sp}^ │ │ │ │ andsvc r6, sl, r9, lsr #32 │ │ │ │ - blne fe5926d8 <__read_chk@plt+0xfe52d304> │ │ │ │ + blne fe592668 <__read_chk@plt+0xfe52d294> │ │ │ │ @ instruction: 0xf5c2493e │ │ │ │ strtmi r4, [r8], -r0, lsr #5 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ - blmi 1037544 <__read_chk@plt+0xfd2170> │ │ │ │ + blmi 10374d4 <__read_chk@plt+0xfd2100> │ │ │ │ strtmi r6, [r8], -sl, lsr #16 │ │ │ │ - blne fe589834 <__read_chk@plt+0xfe524460> │ │ │ │ + blne fe5897c4 <__read_chk@plt+0xfe5243f0> │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf0e96dd9 │ │ │ │ stmdavs sl!, {r0, r1, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46284937 │ │ │ │ @ instruction: 0xf5c21b92 │ │ │ │ ldrbtmi r4, [r9], #-672 @ 0xfffffd60 │ │ │ │ - blx fecb4a0a <__read_chk@plt+0xfec4f636> │ │ │ │ - blne fe792714 <__read_chk@plt+0xfe72d340> │ │ │ │ + blx fecb499a <__read_chk@plt+0xfec4f5c6> │ │ │ │ + blne fe7926a4 <__read_chk@plt+0xfe72d2d0> │ │ │ │ ldrbtmi r4, [r9], #-2355 @ 0xfffff6cd │ │ │ │ streq r6, [r9], r9, lsl #26 │ │ │ │ rsb sp, r3, pc, ror r5 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -150699,52 +150671,52 @@ │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ @ instruction: 0xfffffffe │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, sl │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - andseq lr, r7, r8, lsr #24 │ │ │ │ - eoreq r5, sl, ip, asr #23 │ │ │ │ - andseq sp, r5, r0, asr #24 │ │ │ │ - @ instruction: 0x001617fc │ │ │ │ - @ instruction: 0x0015b1bc │ │ │ │ - andseq fp, r6, r2, lsr #14 │ │ │ │ - andseq fp, r5, sl, lsr #3 │ │ │ │ - andseq fp, r6, r2, lsl r7 │ │ │ │ - andseq fp, r5, r6, lsr #5 │ │ │ │ - eorseq r5, r8, lr, lsr #17 │ │ │ │ - andseq r1, r5, r0, asr #31 │ │ │ │ - andseq r1, r6, sl, ror #11 │ │ │ │ - andseq r2, r6, ip, lsl #28 │ │ │ │ - eoreq r5, r2, r4, asr #12 │ │ │ │ + andseq lr, r7, ip, lsr fp │ │ │ │ + eoreq r5, sl, r0, ror #21 │ │ │ │ + andseq sp, r5, r4, asr fp │ │ │ │ + andseq r1, r6, r0, lsl r7 │ │ │ │ + ldrsbeq fp, [r5], -r0 │ │ │ │ andseq fp, r6, r6, lsr r6 │ │ │ │ - mlaeq sl, r4, pc, lr @ │ │ │ │ - andseq r4, r5, r6, asr r3 │ │ │ │ - andseq fp, r6, r8, lsl #12 │ │ │ │ - andseq fp, r6, r2, lsl #12 │ │ │ │ - eoreq r3, fp, r0, ror #10 │ │ │ │ - andseq r8, r7, r8, ror r2 │ │ │ │ - mulseq r6, r0, r5 │ │ │ │ - mulseq r6, r6, r2 │ │ │ │ - andseq r7, r8, sl, ror #15 │ │ │ │ - eoreq lr, sl, r2, lsl ip │ │ │ │ - eoreq r3, fp, r8, asr #9 │ │ │ │ - @ instruction: 0x0016b4f6 │ │ │ │ - andseq fp, r6, ip, ror r4 │ │ │ │ - ldrsbteq r5, [r8], -r8 │ │ │ │ - eoreq fp, r9, ip, asr #19 │ │ │ │ - mlaseq r8, r4, r5, r5 │ │ │ │ - eorseq r5, r8, r8, lsl #11 │ │ │ │ - andseq r0, r7, ip, asr lr │ │ │ │ - eorseq r5, r8, r4, ror #10 │ │ │ │ - andseq fp, r6, r4, asr #7 │ │ │ │ - eorseq r5, r8, r4, lsl r5 │ │ │ │ - andseq r0, r7, sl, ror pc │ │ │ │ - eorseq r5, r8, lr, ror #9 │ │ │ │ + ldrheq fp, [r5], -lr │ │ │ │ + andseq fp, r6, r6, lsr #12 │ │ │ │ + @ instruction: 0x0015b1ba │ │ │ │ + eorseq r5, r8, lr, lsl r9 │ │ │ │ + andseq r1, r5, r8, lsl #30 │ │ │ │ + @ instruction: 0x001614fe │ │ │ │ + andseq r2, r6, r0, lsr #26 │ │ │ │ + eoreq r5, r2, r8, asr r5 │ │ │ │ + andseq fp, r6, sl, asr #10 │ │ │ │ + mlaeq sl, r8, lr, lr │ │ │ │ + mulseq r5, lr, r2 │ │ │ │ + andseq fp, r6, ip, lsl r5 │ │ │ │ + andseq fp, r6, r6, lsl r5 │ │ │ │ + eoreq r3, fp, r4, ror #8 │ │ │ │ + andseq r8, r7, ip, lsl #3 │ │ │ │ + andseq fp, r6, r4, lsr #9 │ │ │ │ + andseq r5, r6, sl, lsr #3 │ │ │ │ + @ instruction: 0x001876fe │ │ │ │ + eoreq lr, sl, r6, lsl fp │ │ │ │ + eoreq r3, fp, ip, asr #7 │ │ │ │ + andseq fp, r6, sl, lsl #8 │ │ │ │ + mulseq r6, r0, r3 │ │ │ │ + eorseq r5, r8, r8, asr #12 │ │ │ │ + eoreq fp, r9, r0, ror #17 │ │ │ │ + eorseq r5, r8, r4, lsl #12 │ │ │ │ + ldrshteq r5, [r8], -r8 │ │ │ │ + andseq r0, r7, r0, ror sp │ │ │ │ + ldrsbteq r5, [r8], -r4 │ │ │ │ + @ instruction: 0x0016b2d8 │ │ │ │ + eorseq r5, r8, r4, lsl #11 │ │ │ │ + andseq r0, r7, lr, lsl #29 │ │ │ │ + eorseq r5, r8, lr, asr r5 │ │ │ │ mvnsvc pc, r4, asr #12 │ │ │ │ stcle 2, cr4, [lr], {138} @ 0x8a │ │ │ │ eorvs r1, sl, sl, asr ip │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ eorcs r8, r0, #16, 8 @ 0x10000000 │ │ │ │ smladcs r1, sl, r0, r7 │ │ │ │ stmdavs fp!, {r3, r5, r9, sp} │ │ │ │ @@ -150767,21 +150739,21 @@ │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ eorcs r8, r0, #100663296 @ 0x6000000 │ │ │ │ eorcs r7, r8, #26 │ │ │ │ strtmi r6, [r8], -fp, lsr #16 │ │ │ │ eorvs r1, r9, r9, asr ip │ │ │ │ @ instruction: 0xf8df701a │ │ │ │ stmdavs sl!, {r2, r6, r9, fp, ip} │ │ │ │ - blne fe58999c <__read_chk@plt+0xfe5245c8> │ │ │ │ + blne fe58992c <__read_chk@plt+0xfe524558> │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ - blx 134b66 <__read_chk@plt+0xcf792> │ │ │ │ + blx 134af6 <__read_chk@plt+0xcf722> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrne pc, [ip, #2259]! @ 0x8d3 │ │ │ │ - blne fe79287c <__read_chk@plt+0xfe72d4a8> │ │ │ │ + blne fe79280c <__read_chk@plt+0xfe72d438> │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdavc r9, {r0, r1, r3, r4, r5, r6, r9, pc} │ │ │ │ @ instruction: 0xf1400789 │ │ │ │ @ instruction: 0xf6448277 │ │ │ │ addmi r7, sl, #1073741887 @ 0x4000003f │ │ │ │ mrrcne 15, 13, fp, sl, cr8 │ │ │ │ bicshi pc, r8, #64, 6 │ │ │ │ @@ -150791,62 +150763,62 @@ │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ stmdavs fp!, {r0, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ svccs 0x00001b9a │ │ │ │ rsbhi pc, r2, #64 @ 0x40 │ │ │ │ ldmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - blx ff634bbc <__read_chk@plt+0xff5cf7e8> │ │ │ │ + blx ff634b4c <__read_chk@plt+0xff5cf778> │ │ │ │ @ instruction: 0xf8839b09 │ │ │ │ strdlt sl, [ip, -pc] │ │ │ │ eorvc r2, r3, r0, lsr #6 │ │ │ │ cmnlt fp, lr, lsl #22 │ │ │ │ ldmibcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df82cc │ │ │ │ ldrbtmi r2, [sl], #-2508 @ 0xfffff634 │ │ │ │ - bl 31f478 <__read_chk@plt+0x2ba0a4> │ │ │ │ + bl 31f408 <__read_chk@plt+0x2ba034> │ │ │ │ sbcsvs r1, sl, r3, lsl #6 │ │ │ │ stmibcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldcvs 4, cr4, [r9, #-492] @ 0xfffffe14 │ │ │ │ cmplt fp, fp, lsl #22 │ │ │ │ @ instruction: 0xf14007cf │ │ │ │ @ instruction: 0xf8df82c0 │ │ │ │ ldrbtmi r2, [sl], #-2484 @ 0xfffff64c │ │ │ │ - bl 31f48c <__read_chk@plt+0x2ba0b8> │ │ │ │ + bl 31f41c <__read_chk@plt+0x2ba048> │ │ │ │ sbcsvs r1, sl, r3, lsl #6 │ │ │ │ cmnlt r3, ip, lsl #22 │ │ │ │ stmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf893447b │ │ │ │ - blcs 1049c4 <__read_chk@plt+0x9f5f0> │ │ │ │ + blcs 104954 <__read_chk@plt+0x9f580> │ │ │ │ adcshi pc, r3, #0 │ │ │ │ ldmibcs r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blls 409a68 <__read_chk@plt+0x3a4694> │ │ │ │ + blls 4099f8 <__read_chk@plt+0x3a4624> │ │ │ │ movwne lr, #15112 @ 0x3b08 │ │ │ │ - blls 450bf0 <__read_chk@plt+0x3eb81c> │ │ │ │ - blls 4e4df8 <__read_chk@plt+0x47fa24> │ │ │ │ + blls 450b80 <__read_chk@plt+0x3eb7ac> │ │ │ │ + blls 4e4d88 <__read_chk@plt+0x47f9b4> │ │ │ │ bfieq r7, fp, #18, #11 │ │ │ │ adchi pc, r9, #64, 2 │ │ │ │ stmibcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blls 449a84 <__read_chk@plt+0x3e46b0> │ │ │ │ + blls 449a14 <__read_chk@plt+0x3e4640> │ │ │ │ movwne lr, #15112 @ 0x3b08 │ │ │ │ @ instruction: 0xf8d960da │ │ │ │ @ instruction: 0xf0013000 │ │ │ │ @ instruction: 0xf5030720 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 q9, q1, d19 │ │ │ │ strmi r1, [r4], -r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ svccs 0x00008277 │ │ │ │ smlaldxeq sp, r8, r7, r0 │ │ │ │ movthi pc, #45376 @ 0xb140 @ │ │ │ │ ldmdbgt r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ svcls 0x001444fc │ │ │ │ - bl 2ffab4 <__read_chk@plt+0x29a6e0> │ │ │ │ + bl 2ffa44 <__read_chk@plt+0x29a670> │ │ │ │ tsteq r0, r7, lsl #14 │ │ │ │ andgt pc, ip, r7, asr #17 │ │ │ │ @ instruction: 0xf8482773 │ │ │ │ streq r7, [pc, -r0] │ │ │ │ teqphi r8, #64, 2 @ p-variant is OBSOLETE │ │ │ │ ldmdbvc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r0], #-1151 @ 0xfffffb81 │ │ │ │ @@ -150856,40 +150828,40 @@ │ │ │ │ streq r7, [pc, r0] │ │ │ │ msrhi CPSR_sxc, #64, 2 │ │ │ │ ldmdbvc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strbmi r4, [r0], #-1151 @ 0xfffffb81 │ │ │ │ sbcvs r0, r7, r9, asr #13 │ │ │ │ strbeq pc, [r8, -pc, asr #32]! @ │ │ │ │ @ instruction: 0xf1009814 │ │ │ │ - b 14b8928 <__read_chk@plt+0x1453554> │ │ │ │ + b 14b88b8 <__read_chk@plt+0x14534e4> │ │ │ │ @ instruction: 0xf8481000 │ │ │ │ @ instruction: 0xf1407000 │ │ │ │ @ instruction: 0xf8df8313 │ │ │ │ ldrbtmi r1, [r9], #-2304 @ 0xfffff700 │ │ │ │ sbcvs r4, r1, r0, asr #8 │ │ │ │ @ instruction: 0xf8d32004 │ │ │ │ stmdbls r8, {r7, r9, ip, sp} │ │ │ │ ldmvs r9, {r3, sl, lr}^ │ │ │ │ @ instruction: 0xf1c1280b │ │ │ │ vrhadd.u8 d16, d0, d0 │ │ │ │ ldrbeq r8, [r2], lr, asr #3 │ │ │ │ subshi pc, r6, #64, 2 │ │ │ │ - blcs 11f56c <__read_chk@plt+0xba198> │ │ │ │ + blcs 11f4fc <__read_chk@plt+0xba128> │ │ │ │ subhi pc, sp, #0 │ │ │ │ ldmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmpl r3, {r4, r9, fp, ip, pc}^ │ │ │ │ - bcc 173094 <__read_chk@plt+0x10dcc0> │ │ │ │ + bcc 173024 <__read_chk@plt+0x10dc50> │ │ │ │ cmncs sl, #69206016 @ 0x4200000 │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ @ instruction: 0xf7e72379 │ │ │ │ ldmdacs r6, {r0, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ bicshi pc, r1, r0, lsl #6 │ │ │ │ vsub.i8 d18, d0, d9 │ │ │ │ @ instruction: 0xf1a08167 │ │ │ │ - blcs 3f95a8 <__read_chk@plt+0x3941d4> │ │ │ │ + blcs 3f9538 <__read_chk@plt+0x394164> │ │ │ │ ldm pc, {r0, r1, r4, r6, fp, ip, lr, pc}^ @ │ │ │ │ cmppeq lr, r3, lsl r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0126013b │ │ │ │ subseq r0, r2, r2, asr r0 │ │ │ │ subseq r0, r2, r9, lsl #2 │ │ │ │ subseq r0, r2, r2, asr r0 │ │ │ │ subseq r0, r2, r2, asr r0 │ │ │ │ @@ -150897,36 +150869,36 @@ │ │ │ │ tstlt fp, r1, lsl fp │ │ │ │ andsvs r9, sl, r3, lsl sl │ │ │ │ @ instruction: 0xf7ff2500 │ │ │ │ eorvc fp, ip, sl, ror #22 │ │ │ │ ldmdavs fp!, {r1, r2, sl, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bcc ffa36d0c <__read_chk@plt+0xff9d1938> │ │ │ │ + bcc ffa36c9c <__read_chk@plt+0xff9d18c8> │ │ │ │ andeq pc, r8, r3, asr r8 @ │ │ │ │ - blcs 5ff274 <__read_chk@plt+0x599ea0> │ │ │ │ - blge ffa767c8 <__read_chk@plt+0xffa113f4> │ │ │ │ + blcs 5ff204 <__read_chk@plt+0x599e30> │ │ │ │ + blge ffa76758 <__read_chk@plt+0xffa11384> │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf8df2201 │ │ │ │ vst2.16 {d19-d20}, [pc :64], ip │ │ │ │ strbmi r4, [r0], -r0, lsr #3 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ tstpeq r1, #1073741865 @ p-variant is OBSOLETE @ 0x40000029 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf76c33ff │ │ │ │ - @ instruction: 0xf508ea74 │ │ │ │ + @ instruction: 0xf508eaac │ │ │ │ strbmi r4, [r0], -r0, lsl #7 │ │ │ │ svcge 0x00fff883 │ │ │ │ - stc2l 1, cr15, [r4], #-40 @ 0xffffffd8 │ │ │ │ + stc2 1, cr15, [ip], {10} │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf8db702c │ │ │ │ stccs 0, cr4, [r0], {-0} │ │ │ │ - blge ff4f5c08 <__read_chk@plt+0xff490834> │ │ │ │ + blge ff4f5b98 <__read_chk@plt+0xff4907c4> │ │ │ │ @ instruction: 0xf0f12010 │ │ │ │ - @ instruction: 0xf04ffa8b │ │ │ │ + @ instruction: 0xf04ffa33 │ │ │ │ @ instruction: 0xf8cb33ff │ │ │ │ stmib r0, {}^ @ │ │ │ │ andvs r9, r4, r2, lsl #18 │ │ │ │ stmib r9, {r0, r1, r6, sp, lr}^ │ │ │ │ @ instruction: 0xf7ff0002 │ │ │ │ @ instruction: 0xf8dfbbcb │ │ │ │ stmdacc r4!, {r3, fp, ip, sp}^ │ │ │ │ @@ -150953,15 +150925,15 @@ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ strdls sl, [fp, -r6] │ │ │ │ stmdbcs r0, {r0, r1, r2, r8, fp, ip, pc} │ │ │ │ stcge 4, cr15, [r6], {127} @ 0x7f │ │ │ │ tstls lr, r7, lsl #18 │ │ │ │ @ instruction: 0xf8dfe418 │ │ │ │ ldrbtmi r2, [sl], #-1952 @ 0xfffff860 │ │ │ │ - blx fedd6aec <__read_chk@plt+0xfed71718> │ │ │ │ + blx fedd6a7c <__read_chk@plt+0xfed716a8> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ ldcvs 0, cr7, [r3, #-76] @ 0xffffffb4 │ │ │ │ andeq pc, r2, r3 │ │ │ │ tstpeq r4, r3 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r8, #3 │ │ │ │ stmdbcs r0, {r4, r6, r8, r9, ip, sp, pc} │ │ │ │ andshi pc, ip, #0 │ │ │ │ @@ -150975,42 +150947,42 @@ │ │ │ │ stmib sp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df3101 │ │ │ │ stmib sp, {r2, r3, r5, r6, r8, r9, sl, ip, sp}^ │ │ │ │ andcs r2, r1, #3 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmdage r5!, {r1, r2, r3, r4, r8, r9, sp}^ │ │ │ │ @ instruction: 0xf76c4619 │ │ │ │ - @ instruction: 0xf88de9f0 │ │ │ │ + @ instruction: 0xf88dea28 │ │ │ │ ldrb sl, [r9], #433 @ 0x1b1 │ │ │ │ smmlscs r0, pc, r8, pc @ │ │ │ │ tstpeq r4, r3 @ p-variant is OBSOLETE │ │ │ │ ldrvs r4, [r3, #-1146] @ 0xfffffb86 │ │ │ │ andeq pc, r8, #3 │ │ │ │ - bcs 1272f4 <__read_chk@plt+0xc1f20> │ │ │ │ + bcs 127284 <__read_chk@plt+0xc1eb0> │ │ │ │ subshi pc, pc, #0 │ │ │ │ @ instruction: 0x273cf8df │ │ │ │ @ instruction: 0x173cf8df │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - ldrle r0, [pc, #-1752] @ f844c <__read_chk@plt+0x93078> │ │ │ │ + ldrle r0, [pc, #-1752] @ f83dc <__read_chk@plt+0x93008> │ │ │ │ @ instruction: 0x3734f8df │ │ │ │ @ instruction: 0x0734f8df │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf8dfe7d3 │ │ │ │ @ instruction: 0xf0832730 │ │ │ │ ldrbtmi r0, [sl], #-260 @ 0xfffffefc │ │ │ │ ldrvs r0, [r1, #-1867] @ 0xfffff8b5 │ │ │ │ bicshi pc, r1, r0, asr #2 │ │ │ │ movweq pc, #8225 @ 0x2021 @ │ │ │ │ @ instruction: 0xf0016513 │ │ │ │ - bcs f9370 <__read_chk@plt+0x93f9c> │ │ │ │ + bcs f9300 <__read_chk@plt+0x93f2c> │ │ │ │ subhi pc, sp, #64 @ 0x40 │ │ │ │ @ instruction: 0x2710f8df │ │ │ │ @ instruction: 0xf8df06d8 │ │ │ │ ldrbtmi r1, [sl], #-1808 @ 0xfffff8f0 │ │ │ │ - ldrble r4, [pc], #1145 @ f8b64 <__read_chk@plt+0x93790> │ │ │ │ + ldrble r4, [pc], #1145 @ f8af4 <__read_chk@plt+0x93720> │ │ │ │ @ instruction: 0x3708f8df │ │ │ │ @ instruction: 0x0708f8df │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ stmdals pc, {r0, r1, r4, r5, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0x3700f8df │ │ │ │ stmdbvc r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldcvs 3, cr4, [fp, #-836] @ 0xfffffcbc │ │ │ │ @@ -151018,15 +150990,15 @@ │ │ │ │ @ instruction: 0xf0037102 │ │ │ │ @ instruction: 0xf0030104 │ │ │ │ @ instruction: 0xf0030002 │ │ │ │ stmdacs r0, {r3, r9} │ │ │ │ ldr sp, [r9, pc, lsl #3]! │ │ │ │ usatcs pc, #0, pc, asr #17 @ │ │ │ │ @ instruction: 0xf892447a │ │ │ │ - blcs 104cf4 <__read_chk@plt+0x9f920> │ │ │ │ + blcs 104c84 <__read_chk@plt+0x9f8b0> │ │ │ │ svclt 0x000c6d13 │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ subsne pc, r4, r2, lsl #17 │ │ │ │ ldrbeq sp, [pc, lr, asr #2] │ │ │ │ @ instruction: 0xf023d54c │ │ │ │ @ instruction: 0xf0030401 │ │ │ │ @ instruction: 0xf0030002 │ │ │ │ @@ -151074,80 +151046,80 @@ │ │ │ │ @ instruction: 0x1628f8df │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf8a6f0e9 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrne pc, [ip, #2259]! @ 0x8d3 │ │ │ │ - blne fe792d30 <__read_chk@plt+0xfe72d95c> │ │ │ │ + blne fe792cc0 <__read_chk@plt+0xfe72d8ec> │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ stmdavc r9, {r2, r3, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf57f0789 │ │ │ │ @ instruction: 0xf644adb8 │ │ │ │ addmi r7, sl, #1073741887 @ 0x4000003f │ │ │ │ stcge 7, cr15, [r9, #252]! @ 0xfc │ │ │ │ svccs 0x00001c5a │ │ │ │ cmnphi ip, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ strbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ eorcs r6, r0, #42 @ 0x2a │ │ │ │ andsvc r4, sl, r9, ror r4 │ │ │ │ stmdavs fp!, {r3, r5, r9, sp} │ │ │ │ mrrcne 6, 2, r4, pc, cr8 @ │ │ │ │ andsvc r6, sl, pc, lsr #32 │ │ │ │ - blne fe7d2d6c <__read_chk@plt+0xfe76d998> │ │ │ │ + blne fe7d2cfc <__read_chk@plt+0xfe76d928> │ │ │ │ adcmi pc, r0, #817889280 @ 0x30c00000 │ │ │ │ @ instruction: 0xf87cf0e9 │ │ │ │ - blne fe792d78 <__read_chk@plt+0xfe72d9a4> │ │ │ │ + blne fe792d08 <__read_chk@plt+0xfe72d934> │ │ │ │ svcmi 0x00a0f5b2 │ │ │ │ ldcge 6, cr15, [sl, #764] @ 0x2fc │ │ │ │ eorvs r1, sl, sl, asr ip │ │ │ │ andsvc r2, sl, r9, lsr #4 │ │ │ │ - blne fe592d88 <__read_chk@plt+0xfe52d9b4> │ │ │ │ + blne fe592d18 <__read_chk@plt+0xfe52d944> │ │ │ │ svclt 0x0008e592 │ │ │ │ andle r2, sl, r0, lsl #6 │ │ │ │ @ instruction: 0xf14006d3 │ │ │ │ - blls 2d915c <__read_chk@plt+0x273d88> │ │ │ │ + blls 2d90ec <__read_chk@plt+0x273d18> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8113 │ │ │ │ - bls 5061cc <__read_chk@plt+0x4a0df8> │ │ │ │ + bls 50615c <__read_chk@plt+0x4a0d88> │ │ │ │ stmib sp, {r0, r1, r4, r6, r7, fp, ip, lr}^ │ │ │ │ strbmi r3, [r2], -r1, lsl #20 │ │ │ │ @ instruction: 0x4630237a │ │ │ │ cmncs r9, #0, 6 │ │ │ │ stc2 7, cr15, [r6], {230} @ 0xe6 │ │ │ │ @ instruction: 0xf77f2816 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r3, r5, r9, sl, fp, sp, pc}^ │ │ │ │ teqphi r8, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf000287a │ │ │ │ stmdacs lr!, {r0, r4, r5, r8, pc}^ │ │ │ │ mcrge 4, 4, pc, cr1, cr15, {3} @ │ │ │ │ strbne pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r4, [r9], #-1615 @ 0xfffff9b1 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - cdp 7, 11, cr15, cr10, cr11, {3} │ │ │ │ + cdp 7, 15, cr15, cr2, cr11, {3} │ │ │ │ svclt 0x00181e05 │ │ │ │ andsls r2, r3, r1, lsl #10 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ stmdavs r2!, {r2, r3, r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ - blle 40354c <__read_chk@plt+0x39e178> │ │ │ │ + blle 4034dc <__read_chk@plt+0x39e108> │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf8533ae4 │ │ │ │ @ instruction: 0xf8df2022 │ │ │ │ ldrbtmi r3, [fp], #-1340 @ 0xfffffac4 │ │ │ │ stmiavs r3!, {r1, r3, r4, r6, r7, sl, sp, lr} │ │ │ │ sbcsvs r2, sl, r0, lsl #4 │ │ │ │ stmiavs r4!, {r5, r9, sl, lr}^ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xff60f0f0 │ │ │ │ + @ instruction: 0xff08f0f0 │ │ │ │ @ instruction: 0xf0f04658 │ │ │ │ - @ instruction: 0xf8cbff5d │ │ │ │ + @ instruction: 0xf8cbff05 │ │ │ │ stccs 0, cr4, [r0], {-0} │ │ │ │ - bls 6ed550 <__read_chk@plt+0x68817c> │ │ │ │ + bls 6ed4e0 <__read_chk@plt+0x68810c> │ │ │ │ teqlt sl, fp, lsr r8 │ │ │ │ cmpppl r0, r3, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x2115f891 │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ tstpcs r5, r1, lsl #17 @ p-variant is OBSOLETE │ │ │ │ tstlt sl, r1, lsl sl │ │ │ │ andsvs r9, r1, r3, lsl r9 │ │ │ │ @@ -151155,29 +151127,29 @@ │ │ │ │ stmdblt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ ldr sl, [sp, #3520]! @ 0xdc0 │ │ │ │ strbtne pc, [r8], #2271 @ 0x8df @ │ │ │ │ stmdavc pc, {r0, r3, r4, r5, r6, sl, lr} @ │ │ │ │ @ instruction: 0xf8dbb33f │ │ │ │ stmdbcs r0, {ip} │ │ │ │ - blge feab5fc4 <__read_chk@plt+0xfea50bf0> │ │ │ │ + blge feab5f54 <__read_chk@plt+0xfea50b80> │ │ │ │ @ instruction: 0xf7ff460f │ │ │ │ @ instruction: 0xf8dfbbd7 │ │ │ │ ldrbtmi r2, [sl], #-1236 @ 0xfffffb2c │ │ │ │ @ instruction: 0xf8dfe532 │ │ │ │ ldrbtmi r2, [sl], #-1232 @ 0xfffffb30 │ │ │ │ @ instruction: 0xf8dfe53e │ │ │ │ ldrbtmi r2, [sl], #-1228 @ 0xfffffb34 │ │ │ │ @ instruction: 0xf8dfe54b │ │ │ │ ldrbtmi r2, [sl], #-1224 @ 0xfffffb38 │ │ │ │ @ instruction: 0xf8dfe555 │ │ │ │ - bls 506104 <__read_chk@plt+0x4a0d30> │ │ │ │ + bls 506094 <__read_chk@plt+0x4a0cc0> │ │ │ │ ldr r5, [r1, #2259]! @ 0x8d3 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - blcs 11fa1c <__read_chk@plt+0xba648> │ │ │ │ + blcs 11f9ac <__read_chk@plt+0xba5d8> │ │ │ │ bicshi pc, r1, r0 │ │ │ │ ldrtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldmpl r3, {r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf644e5a6 │ │ │ │ addmi r7, sl, #1073741887 @ 0x4000003f │ │ │ │ mrrcne 12, 0, sp, sl, cr11 │ │ │ │ eorcs r6, r0, #42 @ 0x2a │ │ │ │ @@ -151188,32 +151160,32 @@ │ │ │ │ @ instruction: 0xf8df1b92 │ │ │ │ @ instruction: 0xf5c2148c │ │ │ │ strtmi r4, [r8], -r0, lsr #5 │ │ │ │ @ instruction: 0xf0e84479 │ │ │ │ @ instruction: 0xf8dbffc1 │ │ │ │ stmdavs fp!, {ip} │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - blne fe7a3cb0 <__read_chk@plt+0xfe73e8dc> │ │ │ │ + blne fe7a3c40 <__read_chk@plt+0xfe73e86c> │ │ │ │ rscsvc pc, sp, r4, asr #12 │ │ │ │ @ instruction: 0xf73f4282 │ │ │ │ mrrcne 11, 7, sl, sl, cr3 @ │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ eorvs sl, sl, r2, ror #22 │ │ │ │ andsvc r2, sl, ip, lsr #4 │ │ │ │ stmdavs fp!, {r5, r9, sp} │ │ │ │ @ instruction: 0xf7ff1c59 │ │ │ │ stmdavs fp!, {r0, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ - blne fe7bdfa8 <__read_chk@plt+0xfe758bd4> │ │ │ │ + blne fe7bdf38 <__read_chk@plt+0xfe758b64> │ │ │ │ adcmi pc, r0, #817889280 @ 0x30c00000 │ │ │ │ @ instruction: 0xf0e84479 │ │ │ │ @ instruction: 0xf7ffff9f │ │ │ │ stmdavs fp!, {r2, r5, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ - blne fe7bdf70 <__read_chk@plt+0xfe758b9c> │ │ │ │ + blne fe7bdf00 <__read_chk@plt+0xfe758b2c> │ │ │ │ adcmi pc, r0, #817889280 @ 0x30c00000 │ │ │ │ @ instruction: 0xf0e84479 │ │ │ │ @ instruction: 0xf7ffff93 │ │ │ │ @ instruction: 0xf8dfbb9f │ │ │ │ ldrbtmi r1, [r9], #-1064 @ 0xfffffbd8 │ │ │ │ @ instruction: 0xf0106d08 │ │ │ │ @ instruction: 0xf47f0f01 │ │ │ │ @@ -151232,76 +151204,76 @@ │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff1b92 │ │ │ │ streq fp, [fp, r7, ror #22] │ │ │ │ andeq pc, r8, #1 │ │ │ │ @ instruction: 0x460bbf58 │ │ │ │ mcrge 5, 0, pc, cr13, cr15, {3} @ │ │ │ │ subsle r2, sp, r0, lsl #20 │ │ │ │ - bmi ffe8b6d0 <__read_chk@plt+0xffe262fc> │ │ │ │ + bmi ffe8b660 <__read_chk@plt+0xffe2628c> │ │ │ │ ldrbtmi r4, [r9], #-3062 @ 0xfffff40a │ │ │ │ @ instruction: 0x4608447a │ │ │ │ strb r4, [r8, #1147]! @ 0x47b │ │ │ │ @ instruction: 0xf5c049f4 │ │ │ │ strtmi r4, [r8], -r0, lsr #5 │ │ │ │ @ instruction: 0xf0e84479 │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blt ffdb6f18 <__read_chk@plt+0xffd51b44> │ │ │ │ - bls 50beb4 <__read_chk@plt+0x4a6ae0> │ │ │ │ + blt ffdb6ea8 <__read_chk@plt+0xffd51ad4> │ │ │ │ + bls 50be44 <__read_chk@plt+0x4a6a70> │ │ │ │ usat r5, #12, r3, asr #17 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ - blcs 11fb48 <__read_chk@plt+0xba774> │ │ │ │ + blcs 11fad8 <__read_chk@plt+0xba704> │ │ │ │ mrshi pc, (UNDEF: 64) @ │ │ │ │ - bls 50beb8 <__read_chk@plt+0x4a6ae4> │ │ │ │ + bls 50be48 <__read_chk@plt+0x4a6a74> │ │ │ │ usat r5, #2, r3, asr #17 │ │ │ │ @ instruction: 0xf7ff950c │ │ │ │ svcls 0x0007b9f3 │ │ │ │ - bllt 836f40 <__read_chk@plt+0x7d1b6c> │ │ │ │ + bllt 836ed0 <__read_chk@plt+0x7d1afc> │ │ │ │ tstls r4, r8, lsl #22 │ │ │ │ - blt 20b6f48 <__read_chk@plt+0x2051b74> │ │ │ │ + blt 20b6ed8 <__read_chk@plt+0x2051b04> │ │ │ │ ldrbtmi r4, [r9], #-2532 @ 0xfffff61c │ │ │ │ svcmi 0x00e4e4ec │ │ │ │ ldrb r4, [r8], #1151 @ 0x47f │ │ │ │ - ldrbtmi r4, [pc], #-4067 @ f8f5c <__read_chk@plt+0x93b88> │ │ │ │ + ldrbtmi r4, [pc], #-4067 @ f8eec <__read_chk@plt+0x93b18> │ │ │ │ @ instruction: 0xf8dfe4c7 │ │ │ │ ldrbtmi ip, [ip], #908 @ 0x38c │ │ │ │ stmdavs sl!, {r0, r1, r4, r5, r7, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff1b92 │ │ │ │ eorcs fp, ip, #99328 @ 0x18400 │ │ │ │ eorcs r7, r0, #26 │ │ │ │ mrrcne 8, 2, r6, r9, cr11 │ │ │ │ andsvc r6, sl, r9, lsr #32 │ │ │ │ - blne fe593028 <__read_chk@plt+0xfe52dc54> │ │ │ │ - bllt ffcf6f80 <__read_chk@plt+0xffc91bac> │ │ │ │ + blne fe592fb8 <__read_chk@plt+0xfe52dbe4> │ │ │ │ + bllt ffcf6f10 <__read_chk@plt+0xffc91b3c> │ │ │ │ @ instruction: 0x464f49da │ │ │ │ @ instruction: 0xe6d14479 │ │ │ │ strcs r4, [r0, #-1615] @ 0xfffff9b1 │ │ │ │ andcs lr, r3, #224395264 @ 0xd600000 │ │ │ │ andcs r9, r2, #8, 4 @ 0x80000000 │ │ │ │ stmdblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdvs r4, [sl], -r5 @ │ │ │ │ ldrbtmi r2, [r9], #-556 @ 0xfffffdd4 │ │ │ │ eorcs r7, r0, #26 │ │ │ │ eorcs lr, ip, #137363456 @ 0x8300000 │ │ │ │ eorcs r7, r0, #26 │ │ │ │ - bllt fff36fb0 <__read_chk@plt+0xffed1bdc> │ │ │ │ - blmi ff54baf8 <__read_chk@plt+0xff4e6724> │ │ │ │ + bllt fff36f40 <__read_chk@plt+0xffed1b6c> │ │ │ │ + blmi ff54ba88 <__read_chk@plt+0xff4e66b4> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0x46104611 │ │ │ │ - bmi ff4f25f0 <__read_chk@plt+0xff48d21c> │ │ │ │ - blmi ff50b704 <__read_chk@plt+0xff4a6330> │ │ │ │ + bmi ff4f2580 <__read_chk@plt+0xff48d1ac> │ │ │ │ + blmi ff50b694 <__read_chk@plt+0xff4a62c0> │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - bmi ff4b25e0 <__read_chk@plt+0xff44d20c> │ │ │ │ + bmi ff4b2570 <__read_chk@plt+0xff44d19c> │ │ │ │ @ instruction: 0x4611447a │ │ │ │ stmibmi sp, {r1, r5, r7, r8, sl, sp, lr, pc}^ │ │ │ │ andeq pc, r2, #35 @ 0x23 │ │ │ │ svceq 0x0004f013 │ │ │ │ ldrbtmi r4, [r9], #-1555 @ 0xfffff9ed │ │ │ │ @ instruction: 0xf43f650a │ │ │ │ - bmi ff36463c <__read_chk@plt+0xff2ff268> │ │ │ │ + bmi ff3645cc <__read_chk@plt+0xff2ff1f8> │ │ │ │ ldrbtmi r4, [sl], #-2505 @ 0xfffff637 │ │ │ │ ldr r4, [r3, #1145] @ 0x479 │ │ │ │ @ instruction: 0xc054f894 │ │ │ │ movweq pc, #4162 @ 0x1042 @ │ │ │ │ andeq pc, r2, r2 │ │ │ │ tstpeq r4, r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0026523 │ │ │ │ @@ -151337,19 +151309,19 @@ │ │ │ │ strmi fp, [r8, r9, lsr #2] │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf802f00a │ │ │ │ cmnlt r3, r3, lsr #16 │ │ │ │ ldrbtmi r4, [r8], #-2211 @ 0xfffff75d │ │ │ │ tstlt sl, r2, lsl #27 │ │ │ │ @ instruction: 0xf0f03058 │ │ │ │ - stmdavs r3!, {r0, r2, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bcs 11710c <__read_chk@plt+0xb1d38> │ │ │ │ + stmdavs r3!, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + bcs 11709c <__read_chk@plt+0xb1cc8> │ │ │ │ adchi pc, r0, r0 │ │ │ │ ldrbtmi r4, [sl], #-2718 @ 0xfffff562 │ │ │ │ - blmi fe8926fc <__read_chk@plt+0xfe82d328> │ │ │ │ + blmi fe89268c <__read_chk@plt+0xfe82d2b8> │ │ │ │ ldcvs 4, cr4, [fp, #-492] @ 0xfffffe14 │ │ │ │ andeq pc, r2, r3 │ │ │ │ tstpeq r4, r3 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r8, #3 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ str sl, [r1, #-3320]! @ 0xfffff308 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @@ -151383,152 +151355,152 @@ │ │ │ │ ldmdbmi lr!, {r0, r2, r3, r4, r5, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf083e4f0 │ │ │ │ ldreq r0, [pc, r2, lsl #6] │ │ │ │ ldclge 5, cr15, [r8], {127} @ 0x7f │ │ │ │ @ instruction: 0xf0234a7a │ │ │ │ ldrbtmi r0, [sl], #-780 @ 0xfffffcf4 │ │ │ │ - bmi 1f525a4 <__read_chk@plt+0x1eed1d0> │ │ │ │ + bmi 1f52534 <__read_chk@plt+0x1eed160> │ │ │ │ ldrbtmi r4, [sl], #-2937 @ 0xfffff487 │ │ │ │ @ instruction: 0x4611447b │ │ │ │ ldrt r4, [sl], #1552 @ 0x610 │ │ │ │ movweq pc, #32899 @ 0x8083 @ │ │ │ │ @ instruction: 0xf53f0718 │ │ │ │ - bmi 1e64e48 <__read_chk@plt+0x1dffa74> │ │ │ │ + bmi 1e64dd8 <__read_chk@plt+0x1dffa04> │ │ │ │ ldrbtmi r0, [sl], #-1945 @ 0xfffff867 │ │ │ │ @ instruction: 0xf0036513 │ │ │ │ strtle r0, [fp], #-516 @ 0xfffffdfc │ │ │ │ - bmi 1da5e48 <__read_chk@plt+0x1d40a74> │ │ │ │ + bmi 1da5dd8 <__read_chk@plt+0x1d40a04> │ │ │ │ ldrbtmi r4, [sl], #-2418 @ 0xfffff68e │ │ │ │ strb r4, [fp], #1145 @ 0x479 │ │ │ │ @ instruction: 0xf0834a71 │ │ │ │ @ instruction: 0xf0030310 │ │ │ │ @ instruction: 0xf0030002 │ │ │ │ ldrbtmi r0, [sl], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0xf0036513 │ │ │ │ stmdacs r0, {r3, r9} │ │ │ │ stcge 4, cr15, [r9], {127} @ 0x7f │ │ │ │ - blmi 1bf2470 <__read_chk@plt+0x1b8d09c> │ │ │ │ + blmi 1bf2400 <__read_chk@plt+0x1b8d02c> │ │ │ │ ldmpl r3, {r4, r9, fp, ip, pc}^ │ │ │ │ - bllt ff6b71ac <__read_chk@plt+0xff651dd8> │ │ │ │ - bls 50bf54 <__read_chk@plt+0x4a6b80> │ │ │ │ + bllt ff6b713c <__read_chk@plt+0xff651d68> │ │ │ │ + bls 50bee4 <__read_chk@plt+0x4a6b10> │ │ │ │ str r5, [r2, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0xf53f0680 │ │ │ │ @ instruction: 0xf7ffaad2 │ │ │ │ - bmi 1a67d24 <__read_chk@plt+0x1a02950> │ │ │ │ + bmi 1a67cb4 <__read_chk@plt+0x1a028e0> │ │ │ │ stmiapl r6!, {r4, sl, fp, ip, pc} │ │ │ │ stmdalt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-2659 @ 0xfffff59d │ │ │ │ strt r4, [r5], #1553 @ 0x611 │ │ │ │ adcsle r2, lr, r0, lsl #20 │ │ │ │ stmdbmi r2!, {r0, r5, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [sl], #-2914 @ 0xfffff49e │ │ │ │ @ instruction: 0x46104479 │ │ │ │ ldrbt r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf0f04620 │ │ │ │ - ldrb pc, [lr, -r5, lsr #26] @ │ │ │ │ - bl ffa36fa0 <__read_chk@plt+0xff9d1bcc> │ │ │ │ - andseq fp, r6, r0, asr r2 │ │ │ │ - andseq fp, r6, r8, lsl r2 │ │ │ │ - eoreq r9, sl, lr, ror #6 │ │ │ │ - eorseq r5, r8, ip, lsr #6 │ │ │ │ - andseq fp, r6, sl, lsr r0 │ │ │ │ - eorseq r5, r8, r0, lsl r3 │ │ │ │ - andseq fp, r6, r2, lsr #32 │ │ │ │ - eorseq r5, r8, ip, ror #5 │ │ │ │ - andseq fp, r6, r0, lsl r0 │ │ │ │ - andseq fp, r6, ip │ │ │ │ - @ instruction: 0x0016aff8 │ │ │ │ - andseq sl, r6, r8, ror #31 │ │ │ │ - andseq sl, r6, r0, ror #31 │ │ │ │ - @ instruction: 0x0016afd2 │ │ │ │ + ldrb pc, [lr, -sp, asr #25] @ │ │ │ │ + ldc 7, cr15, [ip], {107} @ 0x6b │ │ │ │ + andseq fp, r6, r4, ror #2 │ │ │ │ + andseq fp, r6, ip, lsr #2 │ │ │ │ + eoreq r9, sl, r2, ror r2 │ │ │ │ + mlaseq r8, ip, r3, r5 │ │ │ │ + andseq sl, r6, lr, asr #30 │ │ │ │ + eorseq r5, r8, r0, lsl #7 │ │ │ │ + andseq sl, r6, r6, lsr pc │ │ │ │ + eorseq r5, r8, ip, asr r3 │ │ │ │ + andseq sl, r6, r4, lsr #30 │ │ │ │ + andseq sl, r6, r0, lsr #30 │ │ │ │ + andseq sl, r6, ip, lsl #30 │ │ │ │ + @ instruction: 0x0016aefc │ │ │ │ + @ instruction: 0x0016aef4 │ │ │ │ + andseq sl, r6, r6, ror #29 │ │ │ │ andeq r1, r0, r8, lsr #7 │ │ │ │ - andseq sl, r6, ip, ror pc │ │ │ │ - eorseq r5, r8, r8, lsr #2 │ │ │ │ - ldrhteq r5, [r8], -lr │ │ │ │ - eoreq lr, sl, sl, ror #10 │ │ │ │ - mulseq r7, r8, fp │ │ │ │ - andseq sl, r6, lr, lsr lr │ │ │ │ - eoreq r2, fp, r8, ror #28 │ │ │ │ - andseq sl, r6, r0, asr pc │ │ │ │ - eorseq r5, r8, r4, asr r0 │ │ │ │ - eoreq lr, sl, ip, lsl r5 │ │ │ │ - eoreq r2, fp, r2, lsr #28 │ │ │ │ - andseq lr, r6, r8, asr r9 │ │ │ │ - andseq sl, r6, lr, ror #27 │ │ │ │ - eorseq r5, r8, lr, lsl r0 │ │ │ │ - eoreq r2, fp, r2, ror #27 │ │ │ │ - andseq r7, r7, ip, lsl #22 │ │ │ │ - andseq lr, r6, r8, lsl r9 │ │ │ │ - mulseq r6, lr, sp │ │ │ │ - eorseq r4, r8, r0, ror #31 │ │ │ │ - ldrhteq r4, [r8], -ip │ │ │ │ - eorseq r4, r8, r2, lsl #31 │ │ │ │ - eorseq r4, r8, r4, asr pc │ │ │ │ - eorseq r4, r8, lr, lsr #30 │ │ │ │ - eorseq r4, r8, ip, lsl #30 │ │ │ │ - mulseq r6, r6, sp │ │ │ │ - andseq sl, r6, r4, ror #26 │ │ │ │ - andseq sl, r6, sl, ror #25 │ │ │ │ - ldrshteq r4, [r8], -r6 │ │ │ │ - eorseq r4, r8, r0, lsr #27 │ │ │ │ - andseq r0, r6, sl, lsl r9 │ │ │ │ - andseq sl, r6, sl, lsr #21 │ │ │ │ - @ instruction: 0x0016aab6 │ │ │ │ - andseq sl, r6, sl, asr #21 │ │ │ │ + mulseq r6, r0, lr │ │ │ │ + mlaseq r8, r8, r1, r5 │ │ │ │ + eorseq r5, r8, lr, lsr #2 │ │ │ │ + eoreq lr, sl, lr, ror #8 │ │ │ │ + andseq r7, r7, ip, lsr #21 │ │ │ │ + andseq sl, r6, r2, asr sp │ │ │ │ + eoreq r2, fp, ip, ror #26 │ │ │ │ + andseq sl, r6, r4, ror #28 │ │ │ │ + eorseq r5, r8, r4, asr #1 │ │ │ │ + eoreq lr, sl, r0, lsr #8 │ │ │ │ + eoreq r2, fp, r6, lsr #26 │ │ │ │ + andseq lr, r6, ip, ror #16 │ │ │ │ + andseq sl, r6, r2, lsl #26 │ │ │ │ + eorseq r5, r8, lr, lsl #1 │ │ │ │ + eoreq r2, fp, r6, ror #25 │ │ │ │ + andseq r7, r7, r0, lsr #20 │ │ │ │ + andseq lr, r6, ip, lsr #16 │ │ │ │ + @ instruction: 0x0016acb2 │ │ │ │ + eorseq r5, r8, r0, asr r0 │ │ │ │ + eorseq r5, r8, ip, lsr #32 │ │ │ │ + ldrshteq r4, [r8], -r2 │ │ │ │ + eorseq r4, r8, r4, asr #31 │ │ │ │ + mlaseq r8, lr, pc, r4 @ │ │ │ │ + eorseq r4, r8, ip, ror pc │ │ │ │ + andseq sl, r6, sl, lsr #25 │ │ │ │ + andseq sl, r6, r8, ror ip │ │ │ │ + @ instruction: 0x0016abfe │ │ │ │ + eorseq r4, r8, r6, ror #28 │ │ │ │ + eorseq r4, r8, r0, lsl lr │ │ │ │ + andseq r0, r6, lr, lsr #16 │ │ │ │ + @ instruction: 0x0016a9be │ │ │ │ + andseq sl, r6, sl, asr #19 │ │ │ │ + @ instruction: 0x0016a9de │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - andseq sl, r6, r4, lsl #23 │ │ │ │ - andseq sl, r6, r8, ror #22 │ │ │ │ - andseq sl, r6, ip, asr fp │ │ │ │ - ldrhteq r4, [r8], -r6 │ │ │ │ - andseq sl, r6, r6, lsl #22 │ │ │ │ - eoreq r2, fp, r2, asr #20 │ │ │ │ - eoreq lr, sl, r8, lsr r1 │ │ │ │ - andseq sl, r6, r0, lsl sl │ │ │ │ - mulseq r6, ip, sl │ │ │ │ - @ instruction: 0x0016a9b6 │ │ │ │ - mulseq r6, ip, r9 │ │ │ │ - andseq sl, r6, r6, lsl #19 │ │ │ │ - andseq sl, r6, sl, ror #18 │ │ │ │ - andseq sl, r6, r0, lsr #21 │ │ │ │ - andseq sl, r6, lr, ror #20 │ │ │ │ - eoreq r2, fp, r8, lsl #19 │ │ │ │ - andseq sl, r6, sl, asr r9 │ │ │ │ - eoreq r2, fp, r8, ror r9 │ │ │ │ - andseq r7, r7, r2, lsr #13 │ │ │ │ - andseq sl, r6, r6, asr #18 │ │ │ │ - eoreq r2, fp, ip, ror #18 │ │ │ │ - eorseq r4, r8, r2, ror fp │ │ │ │ - eoreq lr, sl, r6, asr #32 │ │ │ │ - andseq r7, r7, r8, ror r6 │ │ │ │ - eorseq r4, r8, ip, ror #21 │ │ │ │ - eorseq r4, r8, r6, asr #21 │ │ │ │ - eorseq r4, r8, lr, lsr #21 │ │ │ │ - eorseq r4, r8, r8, lsr #21 │ │ │ │ - eorseq r4, r8, r8, lsr #20 │ │ │ │ - strdeq sp, [sl], -ip @ │ │ │ │ - andseq r7, r7, lr, lsr #10 │ │ │ │ - eorseq r4, r8, r6, lsl #20 │ │ │ │ - eoreq r2, fp, r6, ror #15 │ │ │ │ - @ instruction: 0x0016a7b8 │ │ │ │ - eorseq r4, r8, r6, ror #19 │ │ │ │ - strhteq r2, [fp], -lr │ │ │ │ - andseq r7, r7, r8, ror #9 │ │ │ │ - eorseq r4, r8, r2, asr #19 │ │ │ │ + mulseq r6, r8, sl │ │ │ │ + andseq sl, r6, ip, ror sl │ │ │ │ + andseq sl, r6, r0, ror sl │ │ │ │ + eorseq r4, r8, r6, lsr #26 │ │ │ │ + andseq sl, r6, sl, lsl sl │ │ │ │ + eoreq r2, fp, r6, asr #18 │ │ │ │ + eoreq lr, sl, ip, lsr r0 │ │ │ │ + andseq sl, r6, r4, lsr #18 │ │ │ │ + @ instruction: 0x0016a9b0 │ │ │ │ + andseq sl, r6, sl, asr #17 │ │ │ │ + @ instruction: 0x0016a8b0 │ │ │ │ + mulseq r6, sl, r8 │ │ │ │ + andseq sl, r6, lr, ror r8 │ │ │ │ + @ instruction: 0x0016a9b4 │ │ │ │ + andseq sl, r6, r2, lsl #19 │ │ │ │ + eoreq r2, fp, ip, lsl #17 │ │ │ │ + andseq sl, r6, lr, ror #16 │ │ │ │ + eoreq r2, fp, ip, ror r8 │ │ │ │ + @ instruction: 0x001775b6 │ │ │ │ + andseq sl, r6, sl, asr r8 │ │ │ │ + eoreq r2, fp, r0, ror r8 │ │ │ │ + eorseq r4, r8, r2, ror #23 │ │ │ │ + eoreq sp, sl, sl, asr #30 │ │ │ │ + andseq r7, r7, ip, lsl #11 │ │ │ │ + eorseq r4, r8, ip, asr fp │ │ │ │ + eorseq r4, r8, r6, lsr fp │ │ │ │ + eorseq r4, r8, lr, lsl fp │ │ │ │ + eorseq r4, r8, r8, lsl fp │ │ │ │ + mlaseq r8, r8, sl, r4 │ │ │ │ + eoreq sp, sl, r0, lsl #28 │ │ │ │ + andseq r7, r7, r2, asr #8 │ │ │ │ + eorseq r4, r8, r6, ror sl │ │ │ │ + eoreq r2, fp, sl, ror #13 │ │ │ │ + andseq sl, r6, ip, asr #13 │ │ │ │ + eorseq r4, r8, r6, asr sl │ │ │ │ + eoreq r2, fp, r2, asr #13 │ │ │ │ + @ instruction: 0x001773fc │ │ │ │ + eorseq r4, r8, r2, lsr sl │ │ │ │ andeq r1, r0, ip, asr #5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r2, fp, r2, ror r7 │ │ │ │ - eoreq r2, fp, r2, ror #14 │ │ │ │ - andseq r7, r7, ip, lsl #9 │ │ │ │ - andseq sl, r6, r0, lsr r7 │ │ │ │ + eoreq r2, fp, r6, ror r6 │ │ │ │ + eoreq r2, fp, r6, ror #12 │ │ │ │ + andseq r7, r7, r0, lsr #7 │ │ │ │ + andseq sl, r6, r4, asr #12 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 1d376ac <__read_chk@plt+0x1cd22d8> │ │ │ │ + bleq 1d3763c <__read_chk@plt+0x1cd2268> │ │ │ │ stclmi 2, cr15, [ip, #-692]! @ 0xfffffd4c │ │ │ │ ldrbpl pc, [ip, #2271]! @ 0x8df @ │ │ │ │ mcrge 6, 0, r4, cr15, cr4, {4} │ │ │ │ svcge 0x0010447d │ │ │ │ @ instruction: 0xf10d9204 │ │ │ │ @ instruction: 0xf8df0944 │ │ │ │ @ instruction: 0xf10d25f0 │ │ │ │ @@ -151538,90 +151510,90 @@ │ │ │ │ ldmdavs r2, {r1, r2, r3, r8, sl, fp, sp, pc} │ │ │ │ strbtcs pc, [r4], #-2253 @ 0xfffff733 @ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ ldrcs pc, [r0], #2269 @ 0x8dd │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ @ instruction: 0xf8bc4614 │ │ │ │ eorvs r2, fp, r0 │ │ │ │ - bcs 151490 <__read_chk@plt+0xec0bc> │ │ │ │ + bcs 151420 <__read_chk@plt+0xec04c> │ │ │ │ @ instruction: 0xf8c9603b │ │ │ │ @ instruction: 0xf8c83000 │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ ldrbtmi r3, [fp], #-1464 @ 0xfffffa48 │ │ │ │ svclt 0x000a9306 │ │ │ │ - blls 20ad68 <__read_chk@plt+0x1a5994> │ │ │ │ + blls 20acf8 <__read_chk@plt+0x1a5924> │ │ │ │ teqcc r4, #224256 @ 0x36c00 │ │ │ │ movwcs r9, #773 @ 0x305 │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmib sp, {r0, r2, r8, pc}^ │ │ │ │ strtmi r8, [sl], -r2, lsl #6 │ │ │ │ stmib sp, {r0, r1, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf79c7900 │ │ │ │ - blge 478d10 <__read_chk@plt+0x41393c> │ │ │ │ + blge 478ca0 <__read_chk@plt+0x4138cc> │ │ │ │ movwls r9, #28685 @ 0x700d │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ rsble r2, r7, r0, lsl #22 │ │ │ │ @ instruction: 0x4619221e │ │ │ │ @ instruction: 0xf0c92002 │ │ │ │ - bge 6b836c <__read_chk@plt+0x652f98> │ │ │ │ + bge 6b82fc <__read_chk@plt+0x652f28> │ │ │ │ andls r9, r9, #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d98199 │ │ │ │ - bcs 101430 <__read_chk@plt+0x9c05c> │ │ │ │ + bcs 1013c0 <__read_chk@plt+0x9bfec> │ │ │ │ cmpphi r7, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcls 1, cr8, [r5], {83} @ 0x53 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ stmdaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0c96820 │ │ │ │ stmdavs r1!, {r0, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strls r4, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xf9f8f05e │ │ │ │ ldmdage r4, {r0, r3, sl, fp, ip, pc} │ │ │ │ stmdavs r1!, {r0, r3, ip, pc} │ │ │ │ - blx 14b55dc <__read_chk@plt+0x1450208> │ │ │ │ - blx fe4355e2 <__read_chk@plt+0xfe3d020e> │ │ │ │ + blx 14b556c <__read_chk@plt+0x1450198> │ │ │ │ + blx fe435572 <__read_chk@plt+0xfe3d019e> │ │ │ │ stmdavs r1, {r0, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf05e9813 │ │ │ │ - blls 278628 <__read_chk@plt+0x213254> │ │ │ │ + blls 2785b8 <__read_chk@plt+0x2131e4> │ │ │ │ ldmdavs r8, {r7, r9, sl, lr} │ │ │ │ - blx 1355f4 <__read_chk@plt+0xd0220> │ │ │ │ + blx 135584 <__read_chk@plt+0xd01b0> │ │ │ │ @ instruction: 0xf05e6820 │ │ │ │ @ instruction: 0x4620fa59 │ │ │ │ - blx fe9357ac <__read_chk@plt+0xfe8d03d8> │ │ │ │ + blx fe93573c <__read_chk@plt+0xfe8d0368> │ │ │ │ ldrmi r2, [ip], -r0, lsl #6 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ strcs sp, [r0], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xf0f09807 │ │ │ │ - stmdavs r8!, {r0, r1, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r0, r1, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0e6b120 │ │ │ │ strtmi pc, [r8], -r1, ror #29 │ │ │ │ - blx ff33586a <__read_chk@plt+0xff2d0496> │ │ │ │ + blx 1d357fa <__read_chk@plt+0x1cd0426> │ │ │ │ @ instruction: 0xb1206838 │ │ │ │ cdp2 0, 13, cr15, cr10, cr6, {7} │ │ │ │ @ instruction: 0xf0f04638 │ │ │ │ - ldmdavs r0!, {r0, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r0!, {r0, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0e58130 │ │ │ │ stmdacs r0, {r0, r2, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfdd07 │ │ │ │ movwcs r1, #9412 @ 0x24c4 │ │ │ │ andcs r6, r0, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xf7e24479 │ │ │ │ ldmdavs r0!, {r0, r1, r2, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ cdp2 0, 12, cr15, cr4, cr6, {7} │ │ │ │ @ instruction: 0xf0f04630 │ │ │ │ - add pc, ip, fp, lsr #23 │ │ │ │ + add pc, ip, r3, asr fp @ │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 259768 <__read_chk@plt+0x1f4394> │ │ │ │ + blls 2596f8 <__read_chk@plt+0x1f4324> │ │ │ │ @ instruction: 0x461c681b │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0c94610 │ │ │ │ strmi pc, [r1], -r3, ror #22 │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10d808b │ │ │ │ @@ -151630,20 +151602,20 @@ │ │ │ │ ldrbtcc pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xf78b20f4 │ │ │ │ - @ instruction: 0xf0effb65 │ │ │ │ - @ instruction: 0xf8dff835 │ │ │ │ - bls 2866ac <__read_chk@plt+0x2212d8> │ │ │ │ + @ instruction: 0xf0eefb63 │ │ │ │ + @ instruction: 0xf8dfffdd │ │ │ │ + bls 28663c <__read_chk@plt+0x221268> │ │ │ │ movwls r5, #39123 @ 0x98d3 │ │ │ │ @ instruction: 0xf76b6818 │ │ │ │ - blls 2f4c98 <__read_chk@plt+0x28f8c4> │ │ │ │ + blls 2f4d08 <__read_chk@plt+0x28f934> │ │ │ │ ldmdavs r8, {r0, r3, r5, fp, sp, lr} │ │ │ │ stmdbcs r0, {r1, r3, ip, pc} │ │ │ │ mrshi pc, (UNDEF: 9) @ │ │ │ │ strbcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r9, [r9], -r6, lsl #20 │ │ │ │ movwls r5, #10451 @ 0x28d3 │ │ │ │ @@ -151658,38 +151630,38 @@ │ │ │ │ strtmi r8, [r2], -ip, lsr #3 │ │ │ │ @ instruction: 0xf0e54649 │ │ │ │ stmdacs r0, {r0, r1, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x81bcf000 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x465881d7 │ │ │ │ - blx 5b58c8 <__read_chk@plt+0x5504f4> │ │ │ │ + blx 5b5858 <__read_chk@plt+0x550484> │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xf9c4f05e │ │ │ │ mvnshi pc, #14614528 @ 0xdf0000 │ │ │ │ stcls 4, cr4, [r9], {248} @ 0xf8 │ │ │ │ - bmi fffcaec4 <__read_chk@plt+0xfff65af0> │ │ │ │ + bmi fffcae54 <__read_chk@plt+0xfff65a80> │ │ │ │ stmdavs r0!, {r0, r8, sp} │ │ │ │ @ instruction: 0xf76a447a │ │ │ │ - stmdavs r0!, {r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r2, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ vst3.8 {d25-d27}, [pc], r9 │ │ │ │ @ instruction: 0xf2c47490 │ │ │ │ @ instruction: 0xf76b0400 │ │ │ │ - @ instruction: 0xf8dded8e │ │ │ │ + @ instruction: 0xf8ddedc6 │ │ │ │ and r9, r4, r4, lsr #32 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf76b2007 │ │ │ │ - vst1.8 {d30-d31}, [pc :256], r4 │ │ │ │ + vst1.16 {d30-d31}, [pc :128], ip │ │ │ │ @ instruction: 0xf0ed7096 │ │ │ │ - stmdacs sp, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs sp, {r0, r1, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ adcmi fp, r0, #24, 30 @ 0x60 │ │ │ │ andcs fp, r1, r4, lsl pc │ │ │ │ mvnle r2, r0 │ │ │ │ cmn r5, r4, lsl #12 │ │ │ │ - bmi ffb82600 <__read_chk@plt+0xffb1d22c> │ │ │ │ + bmi ffb82590 <__read_chk@plt+0xffb1d1bc> │ │ │ │ ldrbtmi r4, [sl], #-3040 @ 0xfffff420 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strbtcc pc, [r4], #-2269 @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x462081b3 │ │ │ │ stclmi 2, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ @@ -151698,18 +151670,18 @@ │ │ │ │ ldrbtmi r4, [r8], #1540 @ 0x604 │ │ │ │ andcs lr, lr, #52, 14 @ 0xd00000 │ │ │ │ andcs r4, r4, r9, lsl r6 │ │ │ │ @ instruction: 0xf0c99309 │ │ │ │ strmi pc, [r4], r7, asr #21 │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bmi ff7d9b68 <__read_chk@plt+0xff774794> │ │ │ │ - blls 28aec8 <__read_chk@plt+0x225af4> │ │ │ │ + bmi ff7d9af8 <__read_chk@plt+0xff774724> │ │ │ │ + blls 28ae58 <__read_chk@plt+0x225a84> │ │ │ │ @ instruction: 0xf8539904 │ │ │ │ - blls 359658 <__read_chk@plt+0x2f4284> │ │ │ │ + blls 3595e8 <__read_chk@plt+0x2f4214> │ │ │ │ mul r4, r8, r8 │ │ │ │ @ instruction: 0xf8d8461a │ │ │ │ @ instruction: 0xf02e4000 │ │ │ │ @ instruction: 0xf8c80e07 │ │ │ │ @ instruction: 0xf888c000 │ │ │ │ @ instruction: 0xf0c5e004 │ │ │ │ @ instruction: 0xf8c8ffe7 │ │ │ │ @@ -151719,15 +151691,15 @@ │ │ │ │ @ instruction: 0x461a4619 │ │ │ │ cdp2 0, 8, cr15, cr8, cr9, {6} │ │ │ │ strbmi r6, [r0], -r1, lsr #16 │ │ │ │ @ instruction: 0xf8e0f05e │ │ │ │ @ instruction: 0xf8dba814 │ │ │ │ andls r1, r9, r0 │ │ │ │ @ instruction: 0xf936f05e │ │ │ │ - blx 1e35810 <__read_chk@plt+0x1dd043c> │ │ │ │ + blx 1e357a0 <__read_chk@plt+0x1dd03cc> │ │ │ │ stmdavs r1, {r0, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf05e9813 │ │ │ │ pkhtbmi pc, r0, r5, asr #22 @ │ │ │ │ @ instruction: 0xf05e6820 │ │ │ │ @ instruction: 0xf8dbf8e9 │ │ │ │ @ instruction: 0xf05e0000 │ │ │ │ @ instruction: 0xf8dbf941 │ │ │ │ @@ -151735,22 +151707,22 @@ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mcrge 4, 7, pc, cr9, cr15, {3} @ │ │ │ │ stmibvs r2, {r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs lr, sl, sp, asr #19 │ │ │ │ @ instruction: 0xffa0f79c │ │ │ │ strmi r9, [r1], -fp, lsl #22 │ │ │ │ ldrmi r9, [r8], -sl, lsl #20 │ │ │ │ - blls 34b518 <__read_chk@plt+0x2e6144> │ │ │ │ + blls 34b4a8 <__read_chk@plt+0x2e60d4> │ │ │ │ ldmdavs r8, {r1, r2, r4, r5, r7, r8, fp, lr} │ │ │ │ stmibvs r3, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ ssat r4, #8, r8, lsl #15 │ │ │ │ @ instruction: 0x46204bb2 │ │ │ │ stmdbls r4, {r1, r2, r9, fp, ip, pc} │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ - bls 3422f4 <__read_chk@plt+0x2dcf20> │ │ │ │ + bls 342284 <__read_chk@plt+0x2dceb0> │ │ │ │ ldrdmi pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8986812 │ │ │ │ andls ip, fp, #4 │ │ │ │ strls r4, [sl], #-1562 @ 0xfffff9e6 │ │ │ │ stceq 0, cr15, [r7], {44} @ 0x2c │ │ │ │ @ instruction: 0xf8c89c0b │ │ │ │ @ instruction: 0xf8884000 │ │ │ │ @@ -151761,26 +151733,26 @@ │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8daaf6c │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf0c94650 │ │ │ │ stmibmi r1!, {r0, r1, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf76b4479 │ │ │ │ - andcs lr, r6, #184, 18 @ 0x2e0000 │ │ │ │ + andcs lr, r6, #240, 18 @ 0x3c0000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf8cd2005 │ │ │ │ @ instruction: 0xf0c88000 │ │ │ │ ldmibmi fp, {r0, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r1, r2, asr #12 │ │ │ │ @ instruction: 0xf0e94479 │ │ │ │ - smmul r0, fp, ip │ │ │ │ + ldrb pc, [r0, -r3, asr #23] @ │ │ │ │ rsbhi pc, r0, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r4, [r8], #1540 @ 0x604 │ │ │ │ @ instruction: 0xf8d9e696 │ │ │ │ - blcs 10576c <__read_chk@plt+0xa0398> │ │ │ │ + blcs 1056fc <__read_chk@plt+0xa0328> │ │ │ │ sbchi pc, r5, r0, asr #32 │ │ │ │ eorgt pc, r8, #14614528 @ 0xdf0000 │ │ │ │ stcls 6, cr4, [r6], {34} @ 0x22 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf854980a │ │ │ │ @ instruction: 0xf04f400c │ │ │ │ strls r0, [r3], #-3072 @ 0xfffff400 │ │ │ │ @@ -151790,87 +151762,87 @@ │ │ │ │ @ instruction: 0xf8db4680 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf0c94658 │ │ │ │ @ instruction: 0xf8daf913 │ │ │ │ @ instruction: 0xf05e0000 │ │ │ │ @ instruction: 0xf1b8f8c5 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ - blls 2253b4 <__read_chk@plt+0x1bffe0> │ │ │ │ + blls 225344 <__read_chk@plt+0x1bff70> │ │ │ │ stmdbls r8, {r0, r2, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8da881b │ │ │ │ - blcs 15d7c0 <__read_chk@plt+0xf83ec> │ │ │ │ - blls 2293cc <__read_chk@plt+0x1c3ff8> │ │ │ │ + blcs 15d750 <__read_chk@plt+0xf837c> │ │ │ │ + blls 22935c <__read_chk@plt+0x1c3f88> │ │ │ │ movwls r6, #19419 @ 0x4bdb │ │ │ │ andvs r6, fp, r3, lsl r8 │ │ │ │ andls pc, r0, r2, asr #17 │ │ │ │ ldclvs 8, cr6, [r8], {11} │ │ │ │ mcr2 0, 2, pc, cr4, cr8, {5} @ │ │ │ │ subeq pc, ip, r9, asr #17 │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ ldmdbmi r8!, {r0, r1, r3, r5, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0e64479 │ │ │ │ strmi pc, [r3], r5, lsr #25 │ │ │ │ rsble r2, r4, r0, lsl #16 │ │ │ │ stmdbeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ vst1.8 {d20-d22}, [pc], r2 │ │ │ │ strbmi r6, [r8], -r0, lsl #3 │ │ │ │ - bl 1b75ac <__read_chk@plt+0x1521d8> │ │ │ │ + bl fb753c <__read_chk@plt+0xf52168> │ │ │ │ subsle r2, r7, r0, lsl #16 │ │ │ │ @ instruction: 0x46484970 │ │ │ │ ldrbtmi r2, [r9], #-520 @ 0xfffffdf8 │ │ │ │ stc2 0, cr15, [r8, #-912]! @ 0xfffffc70 │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ - blge 7edd50 <__read_chk@plt+0x78897c> │ │ │ │ + blge 7edce0 <__read_chk@plt+0x78890c> │ │ │ │ @ instruction: 0x4618213a │ │ │ │ @ instruction: 0xf76b9305 │ │ │ │ - andls lr, r6, sl, ror #26 │ │ │ │ + andls lr, r6, r2, lsr #27 │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ - stc2l 1, cr15, [lr, #-0] │ │ │ │ + ldc2 1, cr15, [r6, #-0] │ │ │ │ andls r9, r8, r6, lsl #22 │ │ │ │ @ instruction: 0xf802461a │ │ │ │ @ instruction: 0xf10d9b01 │ │ │ │ ldmdavc fp, {r5, r6, r8, fp}^ │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ tstle r5, r0, lsr #22 │ │ │ │ @ instruction: 0xf8129c04 │ │ │ │ - blcs 909450 <__read_chk@plt+0x8a407c> │ │ │ │ + blcs 9093e0 <__read_chk@plt+0x8a400c> │ │ │ │ strls sp, [r4], #-251 @ 0xffffff05 │ │ │ │ andls r9, r6, #327680 @ 0x50000 │ │ │ │ - stc2 1, cr15, [lr, #-36] @ 0xffffffdc │ │ │ │ + ldc2 1, cr15, [r6], #36 @ 0x24 │ │ │ │ strmi r9, [r1], -r6, lsl #20 │ │ │ │ @ instruction: 0xf1119808 │ │ │ │ - @ instruction: 0xf8d9fadf │ │ │ │ + @ instruction: 0xf8d9fa87 │ │ │ │ ldmdahi sl, {ip, sp} │ │ │ │ ldmdavs r9, {r1, r3, r8, r9, fp, ip, sp, pc}^ │ │ │ │ stcls 1, cr11, [r4], {249} @ 0xf9 │ │ │ │ teqlt r8, r0, ror #16 │ │ │ │ ldc2 0, cr15, [r4], #-912 @ 0xfffffc70 │ │ │ │ stmdavs r3!, {r3, r6, r7, r8, ip, sp, pc}^ │ │ │ │ stcne 1, cr11, [r0, #-76]! @ 0xffffffb4 │ │ │ │ - @ instruction: 0xf9daf0f0 │ │ │ │ + @ instruction: 0xf982f0f0 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ stcls 1, cr2, [r4], {-0} │ │ │ │ @ instruction: 0xf1046853 │ │ │ │ rsbvs r0, r3, r8 │ │ │ │ @ instruction: 0xf1006051 │ │ │ │ - @ instruction: 0xf8d9fe71 │ │ │ │ + @ instruction: 0xf8d9fe19 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ ldmvs fp, {r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xf84060a3 │ │ │ │ @ instruction: 0xf1001f08 │ │ │ │ - strbmi pc, [r8], -r7, ror #28 @ │ │ │ │ - blx b5cb8 <__read_chk@plt+0x508e4> │ │ │ │ + strbmi pc, [r8], -pc, lsl #28 @ │ │ │ │ + blx feab5c48 <__read_chk@plt+0xfea50874> │ │ │ │ @ instruction: 0xf76b4658 │ │ │ │ - bls 23456c <__read_chk@plt+0x1cf198> │ │ │ │ + bls 2345dc <__read_chk@plt+0x1cf208> │ │ │ │ movwcs r2, #21505 @ 0x5401 │ │ │ │ subshi r4, r3, r0, lsl r6 │ │ │ │ - blx 1835bcc <__read_chk@plt+0x17d07f8> │ │ │ │ - cdp2 0, 6, cr15, cr10, cr14, {7} │ │ │ │ + blx 1835b5c <__read_chk@plt+0x17d0788> │ │ │ │ + cdp2 0, 1, cr15, cr2, cr14, {7} │ │ │ │ @ instruction: 0xf78b2000 │ │ │ │ - ldrb pc, [pc, #2485] @ fa289 <__read_chk@plt+0x94eb5> @ │ │ │ │ + ldrb pc, [pc, #2483] @ fa217 <__read_chk@plt+0x94e43> @ │ │ │ │ ldrsbthi pc, [r4], #143 @ 0x8f @ │ │ │ │ ldrbtmi r4, [r8], #1540 @ 0x604 │ │ │ │ @ instruction: 0xf8dbe5da │ │ │ │ cmnlt r3, r0 │ │ │ │ @ instruction: 0xf0c94658 │ │ │ │ @ instruction: 0xf8daf86f │ │ │ │ @ instruction: 0xf05e0000 │ │ │ │ @@ -151905,109 +151877,109 @@ │ │ │ │ @ instruction: 0xf8daf833 │ │ │ │ @ instruction: 0xf05d0000 │ │ │ │ @ instruction: 0xf8dfffe5 │ │ │ │ ldrbtmi r8, [r8], #104 @ 0x68 │ │ │ │ @ instruction: 0xf8dae61f │ │ │ │ @ instruction: 0xf05d0000 │ │ │ │ ubfx pc, sp, #31, #23 │ │ │ │ - ldmda lr, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r5, [r2], -ip │ │ │ │ + ldmda r6, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r5, r2, ip, ror #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r5, [r2], -r2 │ │ │ │ - andseq sl, r5, r0, lsl #20 │ │ │ │ + eorseq r5, r2, r2, lsr #10 │ │ │ │ + andseq sl, r5, r4, lsl r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - andseq sl, r5, r0, ror r8 │ │ │ │ - @ instruction: 0x0015a8f4 │ │ │ │ - eorseq r5, r2, r2, lsl #5 │ │ │ │ - andseq sl, r6, r6, ror #8 │ │ │ │ + andseq sl, r5, r4, lsl #15 │ │ │ │ + andseq sl, r5, r8, lsl #16 │ │ │ │ + ldrshteq r5, [r2], -r2 │ │ │ │ + andseq sl, r6, sl, ror r3 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - strdeq r0, [fp], -r4 @ │ │ │ │ - andseq sl, r6, r0, ror #7 │ │ │ │ - @ instruction: 0x0016a3dc │ │ │ │ - andseq sl, r6, r2, asr r3 │ │ │ │ - andseq sl, r5, r8, asr #13 │ │ │ │ - andseq sl, r6, r2, lsl #6 │ │ │ │ - andseq sl, r6, sl, lsl #4 │ │ │ │ - andseq sl, r6, lr, ror r1 │ │ │ │ - andseq sl, r6, r2, ror #1 │ │ │ │ + strdeq r0, [fp], -r8 @ │ │ │ │ + @ instruction: 0x0016a2f4 │ │ │ │ + @ instruction: 0x0016a2f0 │ │ │ │ + andseq sl, r6, r6, ror #4 │ │ │ │ + @ instruction: 0x0015a5dc │ │ │ │ + andseq sl, r6, r6, lsl r2 │ │ │ │ + andseq sl, r6, lr, lsl r1 │ │ │ │ + mulseq r6, r2, r0 │ │ │ │ + @ instruction: 0x00169ff6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec50be0 <__read_chk@plt+0xfebeb80c> │ │ │ │ + bl fec50b70 <__read_chk@plt+0xfebeb79c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 12, cr0, [r9, #-224] @ 0xffffff20 │ │ │ │ - stclvc 5, cr15, [pc, #-692]! @ f9738 <__read_chk@plt+0x94364> │ │ │ │ + stclvc 5, cr15, [pc, #-692]! @ f96c8 <__read_chk@plt+0x942f4> │ │ │ │ ldrbtmi r4, [sp], #-3096 @ 0xfffff3e8 │ │ │ │ strmi r5, [sp], -ip, lsr #18 │ │ │ │ strbtls r6, [sp], #2084 @ 0x824 │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ stmdavc r2, {r2, r4, r9, sl, lr} │ │ │ │ andsle r2, r8, r3, lsr #20 │ │ │ │ @ instruction: 0xf0fca901 │ │ │ │ - stmdblt r8!, {r0, r2, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - bmi 555ab0 <__read_chk@plt+0x4f06dc> │ │ │ │ + stmdblt r8!, {r0, r2, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + bmi 555a40 <__read_chk@plt+0x4f066c> │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, ror #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd112 │ │ │ │ ldclt 13, cr7, [r0, #-444]! @ 0xfffffe44 │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ addscs pc, r6, sp, lsl #4 │ │ │ │ @ instruction: 0xffd2f7ff │ │ │ │ stccc 7, cr14, [r1], {235} @ 0xeb │ │ │ │ strtmi r1, [r2], -r1, lsl #27 │ │ │ │ @ instruction: 0xf76b4628 │ │ │ │ - movwcs lr, #2870 @ 0xb36 │ │ │ │ + movwcs lr, #2926 @ 0xb6e │ │ │ │ strb r5, [r2, fp, lsr #10]! │ │ │ │ - svc 0x00b8f76a │ │ │ │ - mlaseq r2, r6, lr, r4 │ │ │ │ + svc 0x00f0f76a │ │ │ │ + eorseq r4, r2, r6, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r2, r2, ror lr │ │ │ │ + eorseq r4, r2, r2, ror #29 │ │ │ │ ldrbmi fp, [r0, -r0, lsl #18]! │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec50c64 <__read_chk@plt+0xfebeb890> │ │ │ │ + bl fec50bf4 <__read_chk@plt+0xfebeb820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r4, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stccs 6, cr4, [r0], {5} │ │ │ │ mrcmi 0, 0, sp, cr15, cr9, {1} │ │ │ │ ands r4, r5, lr, ror r4 │ │ │ │ @ instruction: 0xf0f01d18 │ │ │ │ - stmdavs fp!, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb122689a │ │ │ │ andeq pc, r8, r3, lsl #2 │ │ │ │ - @ instruction: 0xf8d6f0f0 │ │ │ │ + @ instruction: 0xf87ef0f0 │ │ │ │ ldmvs sl, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf103b11a │ │ │ │ @ instruction: 0xf0f0000c │ │ │ │ - strtmi pc, [r8], -pc, asr #17 │ │ │ │ - @ instruction: 0xf8ccf0f0 │ │ │ │ + @ instruction: 0x4628f877 │ │ │ │ + @ instruction: 0xf874f0f0 │ │ │ │ movwlt r6, #16428 @ 0x402c │ │ │ │ stmdbvs r4!, {r5, r9, sl, lr}^ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf8c4f0f0 │ │ │ │ + @ instruction: 0xf86cf0f0 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, fp, sp, lr}^ │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ smmlaeq r2, sl, sl, r8 │ │ │ │ @ instruction: 0xf0e6d5dc │ │ │ │ stmdavs fp!, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - ble ff6c3ac8 <__read_chk@plt+0xff65e6f4> │ │ │ │ + ble ff6c3a58 <__read_chk@plt+0xff65e684> │ │ │ │ cmnlt pc, pc, asr r8 @ │ │ │ │ - b ff93787c <__read_chk@plt+0xff8d24a8> │ │ │ │ + bl 73780c <__read_chk@plt+0x6d2438> │ │ │ │ @ instruction: 0xf0e46800 │ │ │ │ ldrtmi pc, [sl], -r7, lsl #29 @ │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0e92001 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ ldcllt 7, cr14, [r8, #800]! @ 0x320 │ │ │ │ - ldrbtmi r4, [pc], #-3842 @ f9aec <__read_chk@plt+0x94718> │ │ │ │ + ldrbtmi r4, [pc], #-3842 @ f9a7c <__read_chk@plt+0x946a8> │ │ │ │ svclt 0x0000e7ee │ │ │ │ - ldrsbeq sl, [r6], -r0 │ │ │ │ - @ instruction: 0x0019bdda │ │ │ │ + andseq r9, r6, r4, ror #31 │ │ │ │ + andseq fp, r9, lr, ror #25 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ @ instruction: 0x4617143c │ │ │ │ ldrtcs pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ @@ -152019,368 +151991,368 @@ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdbcs r1, {r3, r8, pc} │ │ │ │ msrhi CPSR_sc, r0 │ │ │ │ svccs 0x0000686f │ │ │ │ @ instruction: 0xf04fd051 │ │ │ │ @ instruction: 0xf04f0920 │ │ │ │ - blge 37bb48 <__read_chk@plt+0x316774> │ │ │ │ + blge 37bad8 <__read_chk@plt+0x316704> │ │ │ │ ldmdavs sl!, {r2, r8, r9, ip, pc} │ │ │ │ suble r2, r8, r0, lsl #20 │ │ │ │ @ instruction: 0x07d37a3a │ │ │ │ ldmdavs sl!, {r1, r6, r8, sl, ip, lr, pc}^ │ │ │ │ subsle r2, r0, r1, lsl #20 │ │ │ │ teqle sp, r4, lsl #20 │ │ │ │ - bcs 11434c <__read_chk@plt+0xaef78> │ │ │ │ + bcs 1142dc <__read_chk@plt+0xaef08> │ │ │ │ ldmibvs sp!, {r1, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0x462880fa │ │ │ │ - stmib r4!, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib ip, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strcc r0, [r1], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xf0f04620 │ │ │ │ - @ instruction: 0x4621f9d5 │ │ │ │ + @ instruction: 0x4621f97d │ │ │ │ andls r4, sl, sl, lsr #12 │ │ │ │ ldc2l 0, cr15, [r6, #308]! @ 0x134 │ │ │ │ addmi r9, r1, #163840 @ 0x28000 │ │ │ │ sbchi pc, sp, r0 │ │ │ │ - @ instruction: 0xf0f0a80a │ │ │ │ - ldmibvs r9!, {r0, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0efa80a │ │ │ │ + ldmibvs r9!, {r0, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ - bmi ffc59f48 <__read_chk@plt+0xffbf4b74> │ │ │ │ + bmi ffc59ed8 <__read_chk@plt+0xffbf4b04> │ │ │ │ andmi pc, r2, fp, asr r8 @ │ │ │ │ rscsvc pc, pc, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf0d14620 │ │ │ │ @ instruction: 0xf504fa57 │ │ │ │ strtmi r4, [r0], -r0, lsl #5 │ │ │ │ @ instruction: 0xf8822100 │ │ │ │ @ instruction: 0xf76b1fff │ │ │ │ - ldmibvs lr!, {r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmibvs lr!, {r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ - beq 175fdc <__read_chk@plt+0x110c08> │ │ │ │ - ldmdb r8!, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + beq 175f6c <__read_chk@plt+0x110b98> │ │ │ │ + ldmib r0!, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c042a8 │ │ │ │ ldrbmi r8, [r2], -r2, lsr #1 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ - b 1b37988 <__read_chk@plt+0x1ad25b4> │ │ │ │ + b fe937918 <__read_chk@plt+0xfe8d2544> │ │ │ │ svccs 0x00006abf │ │ │ │ - bmi ff86e2b0 <__read_chk@plt+0xff808edc> │ │ │ │ + bmi ff86e240 <__read_chk@plt+0xff808e6c> │ │ │ │ ldrbtmi r4, [sl], #-3033 @ 0xfffff427 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x81a5f040 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ ldmdbvs r9!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ rscle r2, fp, r0, lsl #18 │ │ │ │ tstcs r0, r8, lsl #16 │ │ │ │ - blx 20b5d1c <__read_chk@plt+0x2050948> │ │ │ │ + blx 20b5cac <__read_chk@plt+0x20508d8> │ │ │ │ @ instruction: 0xf8df4bd3 │ │ │ │ @ instruction: 0x4605a350 │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ ldrbtmi r4, [sl], #3026 @ 0xbd2 │ │ │ │ @ instruction: 0x61b84606 │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ ldrbmi r4, [r1], -r8, lsr #12 │ │ │ │ - svc 0x006ef76a │ │ │ │ + svc 0x00a6f76a │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmdavc fp!, {r2, r3, r4, r6, ip, lr, pc} │ │ │ │ svclt 0x00182b26 │ │ │ │ tstle r1, ip, lsr #12 │ │ │ │ @ instruction: 0x461ce09e │ │ │ │ strhtle r4, [pc], #36 │ │ │ │ stccs 8, cr15, [r1], {20} │ │ │ │ - bcs a815d8 <__read_chk@plt+0xa1c204> │ │ │ │ + bcs a81568 <__read_chk@plt+0xa1c194> │ │ │ │ adcsmi sp, r3, #-1073741763 @ 0xc000003d │ │ │ │ @ instruction: 0xf813d90c │ │ │ │ - bcs 984c5c <__read_chk@plt+0x91f888> │ │ │ │ + bcs 984bec <__read_chk@plt+0x91f818> │ │ │ │ @ instruction: 0xf815d108 │ │ │ │ - bcs 984c64 <__read_chk@plt+0x91f890> │ │ │ │ + bcs 984bf4 <__read_chk@plt+0x91f820> │ │ │ │ eorcs fp, r0, #2, 30 │ │ │ │ stccs 8, cr15, [r1], {5} │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ andls pc, r0, r3, lsl #17 │ │ │ │ @ instruction: 0xf8854620 │ │ │ │ @ instruction: 0xf76b8000 │ │ │ │ - bls 234104 <__read_chk@plt+0x1ced30> │ │ │ │ + bls 234174 <__read_chk@plt+0x1ceda0> │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - @ instruction: 0xff10f112 │ │ │ │ + mrc2 1, 5, pc, cr8, cr2, {0} │ │ │ │ stmdacs r0, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrmi fp, [r8], -r8, lsl #30 │ │ │ │ strtmi r9, [r0], -r9 │ │ │ │ - ldmdb r4, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r6], -r0, asr #6 │ │ │ │ strtmi r7, [r8], -fp, lsr #32 │ │ │ │ - stmdb lr, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r6, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r1], -ip, lsl #4 │ │ │ │ strtmi r9, [r8], -r5, lsl #22 │ │ │ │ mcr2 0, 2, pc, cr8, cr0, {6} @ │ │ │ │ ldrmi r9, [r8], -r9, lsl #22 │ │ │ │ - stmdb r4, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blls 340dbc <__read_chk@plt+0x2db9e8> │ │ │ │ + ldmdb ip!, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blls 340d4c <__read_chk@plt+0x2db978> │ │ │ │ ldrtmi r1, [r2], -r9, lsl #23 │ │ │ │ @ instruction: 0xf0d04620 │ │ │ │ - blls 3795b8 <__read_chk@plt+0x3141e4> │ │ │ │ + blls 379548 <__read_chk@plt+0x314174> │ │ │ │ stmdage r9, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xffb6f0ef │ │ │ │ + @ instruction: 0xff5ef0ef │ │ │ │ @ instruction: 0xb12b6a7b │ │ │ │ mlascs r5, r3, r8, pc @ │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ eorscs pc, r5, r3, lsl #17 │ │ │ │ ldrbmi r4, [r1], -r8, lsr #12 │ │ │ │ - svc 0x0012f76a │ │ │ │ + svc 0x004af76a │ │ │ │ @ instruction: 0x460569be │ │ │ │ @ instruction: 0xd1a22800 │ │ │ │ @ instruction: 0xf0d04630 │ │ │ │ ldmibvs r9!, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ - bmi fe6a5ac0 <__read_chk@plt+0xfe6406ec> │ │ │ │ + bmi fe6a5a50 <__read_chk@plt+0xfe64067c> │ │ │ │ andmi pc, r2, fp, asr r8 @ │ │ │ │ rscsvc pc, pc, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf0d14620 │ │ │ │ @ instruction: 0xf504f9a9 │ │ │ │ strtmi r4, [r0], -r0, lsl #5 │ │ │ │ svcpl 0x00fff882 │ │ │ │ @ instruction: 0xf107e751 │ │ │ │ @ instruction: 0xf0ef0018 │ │ │ │ - ldrbmi pc, [r0], -sp, lsl #31 @ │ │ │ │ - @ instruction: 0xf902f0f0 │ │ │ │ + uasxmi pc, r0, r5 @ │ │ │ │ + @ instruction: 0xf8aaf0f0 │ │ │ │ @ instruction: 0x61b84606 │ │ │ │ ldmibvs sl!, {r0, r1, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf107b122 │ │ │ │ @ instruction: 0xf0ef0018 │ │ │ │ - stmdbls sl, {r0, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls sl, {r0, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r7, r8, sp, lr} │ │ │ │ svcge 0x004ef43f │ │ │ │ - blvs 19339f8 <__read_chk@plt+0x18ce624> │ │ │ │ - blx fe63606e <__read_chk@plt+0xfe5d0c9a> │ │ │ │ + blvs 1933988 <__read_chk@plt+0x18ce5b4> │ │ │ │ + blx fe635ffe <__read_chk@plt+0xfe5d0c2a> │ │ │ │ eorsvs r9, r8, r6, lsl fp │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bmi fe265920 <__read_chk@plt+0xfe20054c> │ │ │ │ - blvs 190c36c <__read_chk@plt+0x18a6f98> │ │ │ │ + bmi fe2658b0 <__read_chk@plt+0xfe2004dc> │ │ │ │ + blvs 190c2fc <__read_chk@plt+0x18a6f28> │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf97cf0c9 │ │ │ │ ldmdavs r5, {r1, r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ stcmi 15, cr10, [r1, #8] │ │ │ │ ldrbtmi r2, [sp], #-1025 @ 0xfffffbff │ │ │ │ strtmi lr, [r8], -r2, lsl #14 │ │ │ │ - blx feab619c <__read_chk@plt+0xfea50dc8> │ │ │ │ + blx 14b612c <__read_chk@plt+0x1450d58> │ │ │ │ ldrb r4, [sp, r1, lsl #12] │ │ │ │ strtmi r1, [fp], -ip, ror #24 │ │ │ │ - blvs ff9b3b18 <__read_chk@plt+0xff94e744> │ │ │ │ - blvs 150b7f0 <__read_chk@plt+0x14a641c> │ │ │ │ - blx 1db60b2 <__read_chk@plt+0x1d50cde> │ │ │ │ + blvs ff9b3aa8 <__read_chk@plt+0xff94e6d4> │ │ │ │ + blvs 150b780 <__read_chk@plt+0x14a63ac> │ │ │ │ + blx 1db6042 <__read_chk@plt+0x1d50c6e> │ │ │ │ eorsvs r9, r8, r6, lsl fp │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1ba80a4 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ldrbmi sl, [r0], -sp, asr #29 │ │ │ │ mrc2 7, 2, pc, cr10, cr15, {7} │ │ │ │ vldrvs d6, [r7, #-904] @ 0xfffffc78 │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ - blmi 1d658c4 <__read_chk@plt+0x1d004f0> │ │ │ │ + blmi 1d65854 <__read_chk@plt+0x1d00480> │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ ldrbtmi r4, [fp], #-2928 @ 0xfffff490 │ │ │ │ - blmi 1d1e9d0 <__read_chk@plt+0x1cb95fc> │ │ │ │ + blmi 1d1e960 <__read_chk@plt+0x1cb958c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8da3506 │ │ │ │ stccs 0, cr4, [r0], {-0} │ │ │ │ adcshi pc, r2, r0 │ │ │ │ strd r6, [r2], -lr │ │ │ │ cmplt fp, r3, ror #18 │ │ │ │ stmiavs r0!, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf76b4631 │ │ │ │ - stmdacs r0, {r2, r3, r4, r8, fp, sp, lr, pc} │ │ │ │ - ldcvs 1, cr13, [pc, #-984]! @ f9a0c <__read_chk@plt+0x94638> │ │ │ │ + stmdacs r0, {r2, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + ldcvs 1, cr13, [pc, #-984]! @ f999c <__read_chk@plt+0x945c8> │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ strt r9, [r5], r7, lsl #26 │ │ │ │ andscs r3, r8, r4, lsl r4 │ │ │ │ - @ instruction: 0xf89af0f0 │ │ │ │ + @ instruction: 0xf842f0f0 │ │ │ │ eorvs r4, r0, r6, lsl #12 │ │ │ │ stmdacs r0, {r3, r4, r5, r8, fp, sp, lr} │ │ │ │ addshi pc, r2, r0 │ │ │ │ - ldmda ip, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r4, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strcc r0, [r1], -r6, lsl #1 │ │ │ │ @ instruction: 0xf0f04630 │ │ │ │ - andls pc, sl, sp, lsl #17 │ │ │ │ + andls pc, sl, r5, lsr r8 @ │ │ │ │ @ instruction: 0x4631693a │ │ │ │ stc2 0, cr15, [lr], #308 @ 0x134 │ │ │ │ addsmi r9, r8, #10240 @ 0x2800 │ │ │ │ stmdage sl, {r3, r5, r6, ip, lr, pc} │ │ │ │ - @ instruction: 0xff0af0ef │ │ │ │ + cdp2 0, 11, cr15, cr2, cr15, {7} │ │ │ │ ldmdbvs r8!, {r1, r2, r5, fp, sp, lr} │ │ │ │ - blx 1436250 <__read_chk@plt+0x13d0e7c> │ │ │ │ + @ instruction: 0xf9f4f109 │ │ │ │ ldmib r7, {r4, r5, sp, lr}^ │ │ │ │ movwcs r1, #513 @ 0x201 │ │ │ │ strcs r8, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ @ instruction: 0xf09c9300 │ │ │ │ stmdbls r4, {r0, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmvs r8!, {r7, r9, sl, lr} │ │ │ │ stc2l 0, cr15, [r4, #624] @ 0x270 │ │ │ │ andls r4, r9, r6, lsl #12 │ │ │ │ cmple r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf76b4640 │ │ │ │ - @ instruction: 0xf8d4e834 │ │ │ │ + @ instruction: 0xf8d4e86c │ │ │ │ ldrtmi r9, [r0], #-0 │ │ │ │ @ instruction: 0xf0f03005 │ │ │ │ - stmdavs r3!, {r0, r1, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r3, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ @ instruction: 0xf8d34640 │ │ │ │ @ instruction: 0xf76b9004 │ │ │ │ - blls 373f0c <__read_chk@plt+0x30eb38> │ │ │ │ + blls 373f7c <__read_chk@plt+0x30eba8> │ │ │ │ smlabbcc r5, r1, r9, r1 │ │ │ │ suble r2, pc, r0, lsl #22 │ │ │ │ stmib sp, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ strbmi r2, [r8], -r2, lsl #6 │ │ │ │ andcs r9, r1, #5120 @ 0x1400 │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf8cd33ff │ │ │ │ @ instruction: 0xf76b8004 │ │ │ │ - strbmi lr, [r0], -r0, lsr #16 │ │ │ │ - ldmda r0, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0x4640e858 │ │ │ │ + stmda r8, {r0, r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ strmi r6, [r3], #-2139 @ 0xfffff7a5 │ │ │ │ - blls 34f410 <__read_chk@plt+0x2ea03c> │ │ │ │ + blls 34f3a0 <__read_chk@plt+0x2e9fcc> │ │ │ │ stmdage r9, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - cdp2 0, 12, cr15, cr4, cr15, {7} │ │ │ │ + cdp2 0, 6, cr15, cr12, cr15, {7} │ │ │ │ andcs r6, r1, #2293760 @ 0x230000 │ │ │ │ andshi r4, sl, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xff66f0c3 │ │ │ │ @ instruction: 0xff32f0d1 │ │ │ │ @ instruction: 0xf1096826 │ │ │ │ - ldrshtvs pc, [r0], pc @ │ │ │ │ + adcsvs pc, r0, r7, lsr #19 │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ stmdavs r6!, {r1, r4, r5, ip, lr, pc} │ │ │ │ - @ instruction: 0xf9f8f109 │ │ │ │ + @ instruction: 0xf9a0f109 │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ ldrshvs r6, [sl, #-0] │ │ │ │ - blvs ff9b3ce4 <__read_chk@plt+0xff94e910> │ │ │ │ - blvs 150c380 <__read_chk@plt+0x14a6fac> │ │ │ │ - bmi acb0cc <__read_chk@plt+0xa65cf8> │ │ │ │ + blvs ff9b3c74 <__read_chk@plt+0xff94e8a0> │ │ │ │ + blvs 150c310 <__read_chk@plt+0x14a6f3c> │ │ │ │ + bmi acb05c <__read_chk@plt+0xa65c88> │ │ │ │ @ instruction: 0xf0c9447a │ │ │ │ @ instruction: 0xe752f8b5 │ │ │ │ andsvs r6, r8, r3, lsr #16 │ │ │ │ stmdavc r3, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0x2129b303 │ │ │ │ - blcs 17c27a0 <__read_chk@plt+0x175d3cc> │ │ │ │ + blcs 17c2730 <__read_chk@plt+0x175d35c> │ │ │ │ eorsvc fp, r2, r8, lsl #30 │ │ │ │ - blcs 186df10 <__read_chk@plt+0x1808b3c> │ │ │ │ + blcs 186dea0 <__read_chk@plt+0x1808acc> │ │ │ │ eorsvc fp, r1, r8, lsl #30 │ │ │ │ svccc 0x0001f816 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - bne ffea0b3c <__read_chk@plt+0xffe3b768> │ │ │ │ + bne ffea0acc <__read_chk@plt+0xffe3b6f8> │ │ │ │ @ instruction: 0xe7991d35 │ │ │ │ ldrbtmi r4, [sl], #-2586 @ 0xfffff5e6 │ │ │ │ @ instruction: 0xe7ac4613 │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ - @ instruction: 0xf9ccf109 │ │ │ │ + @ instruction: 0xf974f109 │ │ │ │ @ instruction: 0xe77e6030 │ │ │ │ @ instruction: 0xe75c4654 │ │ │ │ - blx ff9b621a <__read_chk@plt+0xff950e46> │ │ │ │ + blx ff9b61aa <__read_chk@plt+0xff950dd6> │ │ │ │ @ instruction: 0xe7c860f8 │ │ │ │ strcs r4, [r4, #-1566] @ 0xfffff9e2 │ │ │ │ @ instruction: 0xf76ae786 │ │ │ │ - svclt 0x0000ed3c │ │ │ │ - eorseq r4, r2, r0, ror sp │ │ │ │ + svclt 0x0000ed74 │ │ │ │ + eorseq r4, r2, r0, ror #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r2, r6, ror #26 │ │ │ │ + ldrsbteq r4, [r2], -r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mlaseq r2, lr, ip, r4 │ │ │ │ - eoreq r1, fp, ip, lsr #26 │ │ │ │ - andseq r9, r6, sl, asr pc │ │ │ │ - eoreq r1, fp, r0, lsr #26 │ │ │ │ - andseq r8, sl, ip, ror r7 │ │ │ │ - andseq r9, r6, r6, lsl #28 │ │ │ │ - ldrdeq r1, [fp], -r2 @ │ │ │ │ - eoreq sl, sl, r8, ror r2 │ │ │ │ - @ instruction: 0x00169db2 │ │ │ │ - andseq sl, r6, r8, asr #4 │ │ │ │ - andseq r9, r6, ip, ror ip │ │ │ │ - andseq r8, sl, ip, ror #11 │ │ │ │ - eoreq r1, fp, r2, lsr #20 │ │ │ │ - eoreq r1, fp, sl, lsl sl │ │ │ │ + eorseq r4, r2, lr, lsl #26 │ │ │ │ + eoreq r1, fp, r0, lsr ip │ │ │ │ + andseq r9, r6, lr, ror #28 │ │ │ │ + eoreq r1, fp, r4, lsr #24 │ │ │ │ + mulseq sl, r0, r6 │ │ │ │ + andseq r9, r6, sl, lsl sp │ │ │ │ + ldrdeq r1, [fp], -r6 @ │ │ │ │ + eoreq sl, sl, ip, ror r1 │ │ │ │ + andseq r9, r6, r6, asr #25 │ │ │ │ + andseq sl, r6, ip, asr r1 │ │ │ │ + mulseq r6, r0, fp │ │ │ │ + andseq r8, sl, r0, lsl #10 │ │ │ │ + eoreq r1, fp, r6, lsr #18 │ │ │ │ + eoreq r1, fp, lr, lsl r9 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec51198 <__read_chk@plt+0xfebebdc4> │ │ │ │ + bl fec51128 <__read_chk@plt+0xfebebd54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp, #-928] @ 0xfffffc60 │ │ │ │ - blmi 7c23a4 <__read_chk@plt+0x75cfd0> │ │ │ │ + blmi 7c2334 <__read_chk@plt+0x75cf60> │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ andcs fp, r1, #130 @ 0x82 │ │ │ │ stmiapl fp!, {r3, r9, sl, lr}^ │ │ │ │ streq pc, [r3, #-269] @ 0xfffffef3 │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - mcrr2 7, 8, pc, sl, cr10 @ │ │ │ │ + mcrr2 7, 8, pc, r8, cr10 @ │ │ │ │ strmi r2, [r6], -r0, lsl #4 │ │ │ │ - blvs 190b80c <__read_chk@plt+0x18a6438> │ │ │ │ + blvs 190b79c <__read_chk@plt+0x18a63c8> │ │ │ │ @ instruction: 0xf9e2f0c9 │ │ │ │ and r2, r1, r0, lsl #6 │ │ │ │ movwcc r6, #7267 @ 0x1c63 │ │ │ │ strtmi r6, [r8], -r1, ror #22 │ │ │ │ stmdbvs fp, {r0, r1, r5, r6, sl, sp, lr}^ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ ldmdblt lr, {r1, r2, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ - blmi 38c814 <__read_chk@plt+0x327440> │ │ │ │ + blmi 38c7a4 <__read_chk@plt+0x3273d0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 154058 <__read_chk@plt+0xeec84> │ │ │ │ + blls 153fe8 <__read_chk@plt+0xeec14> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - stc2l 7, cr15, [r2, #552]! @ 0x228 │ │ │ │ + stc2l 7, cr15, [r0, #552]! @ 0x228 │ │ │ │ @ instruction: 0xf76ae7ee │ │ │ │ - svclt 0x0000ecda │ │ │ │ - ldrsbteq r4, [r2], -lr │ │ │ │ + svclt 0x0000ed12 │ │ │ │ + eorseq r4, r2, lr, asr #18 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r2, ip, r8, r4 │ │ │ │ + eorseq r4, r2, ip, lsl #18 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec51220 <__read_chk@plt+0xfebebe4c> │ │ │ │ + bl fec511b0 <__read_chk@plt+0xfebebddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r3, #-928]! @ 0xfffffc60 │ │ │ │ strmi r4, [r6], -ip, lsl #12 │ │ │ │ cdp2 0, 10, cr15, cr8, cr0, {6} │ │ │ │ ldrbtmi r3, [sp], #-3072 @ 0xfffff400 │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ ldmdbmi pc, {r1, r2, r3, r4, r5, r6, r7, r8, ip, sp, pc} @ │ │ │ │ streq pc, [r8, -r6, lsl #2] │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - blx ffab6352 <__read_chk@plt+0xffa50f7e> │ │ │ │ + blx ffab62e2 <__read_chk@plt+0xffa50f0e> │ │ │ │ @ instruction: 0x4638491c │ │ │ │ @ instruction: 0xf0c24479 │ │ │ │ - blmi 7f8fd8 <__read_chk@plt+0x793c04> │ │ │ │ + blmi 7f8f68 <__read_chk@plt+0x793b94> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fsx, r3 @ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ stmiblt ip!, {r0, sl} │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf7ff40f8 │ │ │ │ - blmi 569ea8 <__read_chk@plt+0x504ad4> │ │ │ │ + blmi 569e38 <__read_chk@plt+0x504a64> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fsx, r3 @ │ │ │ │ movweq pc, #12291 @ 0x3003 @ │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ stccs 4, cr0, [r0], {1} │ │ │ │ ldrtmi sp, [r7], -sl, ror #1 │ │ │ │ ldrtmi r4, [r8], -r9, lsl #20 │ │ │ │ ldrbtmi r4, [sl], #-2313 @ 0xfffff6f7 │ │ │ │ @ instruction: 0xf0c24479 │ │ │ │ ldrtmi pc, [r0], -r7, lsl #24 @ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ svclt 0x006ef7ff │ │ │ │ - eorseq r4, r2, r2, asr r8 │ │ │ │ - andseq lr, r8, r6, asr r4 │ │ │ │ - andseq r9, r6, r8, lsr fp │ │ │ │ + eorseq r4, r2, r2, asr #17 │ │ │ │ + andseq lr, r8, sl, ror #6 │ │ │ │ + andseq r9, r6, ip, asr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, fp, sl, asr r1 @ │ │ │ │ - @ instruction: 0x0018e3f4 │ │ │ │ + andseq pc, fp, lr, rrx │ │ │ │ + andseq lr, r8, r8, lsl #6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ @ instruction: 0xf8df4680 │ │ │ │ @ instruction: 0xf8df0434 │ │ │ │ addlt r3, r9, r4, lsr r4 │ │ │ │ @@ -152399,109 +152371,109 @@ │ │ │ │ subhi r4, r3, r9, lsr r6 │ │ │ │ @ instruction: 0xff7cf7ff │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf1026bda │ │ │ │ movwls r0, #9040 @ 0x2350 │ │ │ │ mcrcs 13, 0, r6, cr0, cr6, {0} │ │ │ │ mvnhi pc, r0 │ │ │ │ - bleq 73656c <__read_chk@plt+0x6d1198> │ │ │ │ - beq 136278 <__read_chk@plt+0xd0ea4> │ │ │ │ + bleq 7364fc <__read_chk@plt+0x6d1128> │ │ │ │ + beq 136208 <__read_chk@plt+0xd0e34> │ │ │ │ ldmvs r4!, {r0, r2, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ stccs 6, cr4, [r0], {47} @ 0x2f │ │ │ │ rschi pc, r6, r0 │ │ │ │ strdlt r6, [r8, -r8]! │ │ │ │ @ instruction: 0xf76a4621 │ │ │ │ - stmdacs r0, {r1, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ adcshi pc, r9, r0 │ │ │ │ svccs 0x0000697f │ │ │ │ stcls 1, cr13, [r2], {244} @ 0xf4 │ │ │ │ movwls r6, #22563 @ 0x5823 │ │ │ │ eorvs r6, r3, fp, lsl sp │ │ │ │ @ instruction: 0xf8c09805 │ │ │ │ @ instruction: 0xf0c3a050 │ │ │ │ stmdage r5, {r0, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf832f104 │ │ │ │ + @ instruction: 0xffdaf103 │ │ │ │ cdpcs 8, 0, cr6, cr0, cr6, {1} │ │ │ │ @ instruction: 0xf8d8d1de │ │ │ │ - blvs ff786184 <__read_chk@plt+0xff720db0> │ │ │ │ + blvs ff786114 <__read_chk@plt+0xff720d40> │ │ │ │ ldcvs 2, cr9, [r3, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0x461a81ba │ │ │ │ - blcs 115600 <__read_chk@plt+0xb022c> │ │ │ │ + blcs 115590 <__read_chk@plt+0xb01bc> │ │ │ │ andls sp, r5, #-1073741762 @ 0xc000003e │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stclmi 0, cr8, [r0], #544 @ 0x220 │ │ │ │ vabdl.s8 q9, d0, d9 │ │ │ │ - blmi ff8bbdb0 <__read_chk@plt+0xff8569dc> │ │ │ │ + blmi ff8bbd40 <__read_chk@plt+0xff85696c> │ │ │ │ ldrbtmi r4, [fp], #-1148 @ 0xfffffb84 │ │ │ │ and r9, r2, r2, lsl #6 │ │ │ │ @ instruction: 0x2d00696d │ │ │ │ stmiavs lr!, {r0, r2, r4, r5, r6, ip, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ andcs r6, r4, #6881280 @ 0x690000 │ │ │ │ @ instruction: 0xf0c82002 │ │ │ │ @ instruction: 0x4683fcff │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8dd80ad │ │ │ │ @ instruction: 0xf100a014 │ │ │ │ - blls 278504 <__read_chk@plt+0x213130> │ │ │ │ + blls 278334 <__read_chk@plt+0x212f60> │ │ │ │ subseq pc, r0, sl, asr #17 │ │ │ │ ldcvs 6, cr4, [lr, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xf0b89605 │ │ │ │ - blls 278c14 <__read_chk@plt+0x213840> │ │ │ │ + blls 278ba4 <__read_chk@plt+0x2137d0> │ │ │ │ stmdavs r8!, {r4, r5, r6, r7, sp, lr}^ │ │ │ │ eorslt pc, r4, r3, asr #17 │ │ │ │ @ instruction: 0xf0e4601f │ │ │ │ - blls 278ea4 <__read_chk@plt+0x213ad0> │ │ │ │ + blls 278e34 <__read_chk@plt+0x213a60> │ │ │ │ ldrbvs r6, [r8], #-2153 @ 0xfffff797 │ │ │ │ @ instruction: 0xf09e4618 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, pc, r0 │ │ │ │ - blvs 1720e20 <__read_chk@plt+0x16bba4c> │ │ │ │ + blvs 1720db0 <__read_chk@plt+0x16bb9dc> │ │ │ │ @ instruction: 0xff74f0c8 │ │ │ │ tstlt r8, r8, lsr #16 │ │ │ │ - @ instruction: 0xf1099e05 │ │ │ │ - teqpvs r0, r5, asr r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xf1089e05 │ │ │ │ + teqpvs r0, sp @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf1039b05 │ │ │ │ ldmvs fp, {r3, r8, r9, fp} │ │ │ │ mcrge 3, 0, fp, cr6, cr3, {0} │ │ │ │ ldmvs r3, {r0, r1, sp, lr, pc} │ │ │ │ - bleq 336638 <__read_chk@plt+0x2d1264> │ │ │ │ + bleq 3365c8 <__read_chk@plt+0x2d11f4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ strtmi r2, [r1], -r4, lsl #4 │ │ │ │ @ instruction: 0xf812f0e4 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ ldmdavs r1, {r0, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ stmdbcs sl!, {r0, r3, r8, fp, ip, sp, lr} │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ ldmvs r1, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andls r4, r6, #48, 12 @ 0x3000000 │ │ │ │ andne pc, r0, fp, asr #17 │ │ │ │ addsvs r9, r3, r6, lsl #20 │ │ │ │ - @ instruction: 0xf98cf100 │ │ │ │ + @ instruction: 0xf934f100 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ teqlt r2, sl, ror #16 │ │ │ │ @ instruction: 0xf0e44610 │ │ │ │ @ instruction: 0x4602fc71 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbls r2, {r0, r1, r6, r7, pc} │ │ │ │ @ instruction: 0xf0c24658 │ │ │ │ vmovls.32 d5[0], pc │ │ │ │ - blcs 114858 <__read_chk@plt+0xaf484> │ │ │ │ + blcs 1147e8 <__read_chk@plt+0xaf414> │ │ │ │ rscshi pc, sp, r0 │ │ │ │ ldmvs r0!, {r8, r9, sp}^ │ │ │ │ - @ instruction: 0xf1096533 │ │ │ │ - rscvs pc, r8, r5, lsl r8 @ │ │ │ │ + @ instruction: 0xf1086533 │ │ │ │ + strhtvs pc, [r8], #253 @ 0xfd @ │ │ │ │ @ instruction: 0x2d00696d │ │ │ │ @ instruction: 0xf8d8d189 │ │ │ │ - blvs ff7862a8 <__read_chk@plt+0xff720ed4> │ │ │ │ - blcs 1156f8 <__read_chk@plt+0xb0324> │ │ │ │ - bmi fe8ae480 <__read_chk@plt+0xfe8490ac> │ │ │ │ + blvs ff786238 <__read_chk@plt+0xff720e64> │ │ │ │ + blcs 115688 <__read_chk@plt+0xb02b4> │ │ │ │ + bmi fe8ae410 <__read_chk@plt+0xfe84903c> │ │ │ │ ldrbtmi r4, [sl], #-2969 @ 0xfffff467 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_sc, r0, asr #32 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ strdls r8, [r6], -r0 │ │ │ │ @@ -152511,73 +152483,73 @@ │ │ │ │ movwls r4, #12704 @ 0x31a0 │ │ │ │ @ instruction: 0xf04d4618 │ │ │ │ strmi pc, [r2], -r9, asr #20 │ │ │ │ ldmdavs r4!, {r1, r9, sl, fp, ip, pc} │ │ │ │ cmplt r1, r1, lsr #18 │ │ │ │ cmnlt r0, r8, lsr r8 │ │ │ │ @ instruction: 0xf76a4611 │ │ │ │ - @ instruction: 0xb140ee90 │ │ │ │ + smlalbtlt lr, r0, r8, lr │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ - ldc2 0, cr15, [ip], {239} @ 0xef │ │ │ │ + mcrr2 0, 14, pc, r4, cr15 @ │ │ │ │ ldmdavs r8!, {r2, r4, r5, fp, sp, lr} │ │ │ │ - @ instruction: 0xffdef108 │ │ │ │ - blls 29278c <__read_chk@plt+0x22d3b8> │ │ │ │ + @ instruction: 0xff86f108 │ │ │ │ + blls 29271c <__read_chk@plt+0x22d348> │ │ │ │ @ instruction: 0x4658b113 │ │ │ │ - ldc2 0, cr15, [r2], {239} @ 0xef │ │ │ │ + ldc2 0, cr15, [sl], #-956 @ 0xfffffc44 │ │ │ │ ldmdavs fp, {r1, r8, r9, fp, ip, pc} │ │ │ │ subseq pc, r0, #-1073741824 @ 0xc0000000 │ │ │ │ ldcvs 2, cr9, [lr, #-8] │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ str sl, [sl, -ip, lsl #30]! │ │ │ │ andcs r4, r5, #2113536 @ 0x204000 │ │ │ │ @ instruction: 0xf76a4479 │ │ │ │ - @ instruction: 0x4606ebbe │ │ │ │ - cdp 7, 10, cr15, cr12, cr10, {3} │ │ │ │ + @ instruction: 0x4606ebf6 │ │ │ │ + cdp 7, 14, cr15, cr4, cr10, {3} │ │ │ │ @ instruction: 0xf0e46800 │ │ │ │ stmdavs sl!, {r0, r1, r4, r6, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andeq lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r4, r4, #53477376 @ 0x3300000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xffccf0c7 │ │ │ │ @ instruction: 0xf00a2078 │ │ │ │ str pc, [fp, -fp, ror #20]! │ │ │ │ - @ instruction: 0xffd6f0ff │ │ │ │ + @ instruction: 0xff7ef0ff │ │ │ │ movwcs r4, #5636 @ 0x1604 │ │ │ │ - @ instruction: 0xf1008003 │ │ │ │ - @ instruction: 0xf8d8f803 │ │ │ │ + @ instruction: 0xf0ff8003 │ │ │ │ + @ instruction: 0xf8d8ffab │ │ │ │ mvnvs r1, #0 │ │ │ │ @ instruction: 0xffc2f0b7 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strbmi r6, [r0], -r2, ror #23 │ │ │ │ cmpvs r1, #91136 @ 0x16400 │ │ │ │ @ instruction: 0xf0c3635e │ │ │ │ - blvs ff9b9700 <__read_chk@plt+0xff95432c> │ │ │ │ + blvs ff9b9690 <__read_chk@plt+0xff9542bc> │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ cmppeq r0, #-2147483648 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ ldcvs 3, cr9, [r6, #-8] │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ andls sl, r5, #3312 @ 0xcf0 │ │ │ │ - blcs 11c3e8 <__read_chk@plt+0xb7014> │ │ │ │ - blmi 1a6e9bc <__read_chk@plt+0x1a095e8> │ │ │ │ + blcs 11c378 <__read_chk@plt+0xb6fa4> │ │ │ │ + blmi 1a6e94c <__read_chk@plt+0x1a09578> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [fp, -lr, lsr #2] │ │ │ │ ldmdahi r3, {r0, r2, sl, ip, lr, pc}^ │ │ │ │ addslt r3, fp, #1024 @ 0x400 │ │ │ │ @ instruction: 0xf67f2b01 │ │ │ │ @ instruction: 0xf0ffaf78 │ │ │ │ - @ instruction: 0xf8d8ffa3 │ │ │ │ + @ instruction: 0xf8d8ff4b │ │ │ │ subscs r3, r0, #0 │ │ │ │ - blvs ff74bbdc <__read_chk@plt+0xff6e6808> │ │ │ │ - ldc 7, cr15, [ip, #-424]! @ 0xfffffe58 │ │ │ │ + blvs ff74bb6c <__read_chk@plt+0xff6e6798> │ │ │ │ + ldcl 7, cr15, [r4, #-424]! @ 0xfffffe58 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0ff6bd8 │ │ │ │ - strbmi pc, [r0], -r9, lsr #31 @ │ │ │ │ - stc2l 1, cr15, [r8, #-0] │ │ │ │ + @ instruction: 0x4640ff51 │ │ │ │ + ldc2 1, cr15, [r0, #-0] │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ stmdals r5, {r0, r1, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ stc2l 0, cr15, [sl], {192} @ 0xc0 │ │ │ │ stmdals r5, {r0, r4, r6, r8, r9, fp, lr} │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @@ -152600,193 +152572,193 @@ │ │ │ │ ldmdahi r6, {r3, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ addle r2, r9, r0, lsl #28 │ │ │ │ @ instruction: 0xf1026bd2 │ │ │ │ movwls r0, #9040 @ 0x2350 │ │ │ │ mcrcs 13, 0, r6, cr0, cr6, {0} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr0, cr15, {3} │ │ │ │ @ instruction: 0xf0ffe79f │ │ │ │ - @ instruction: 0x4604ff57 │ │ │ │ + @ instruction: 0x4604feff │ │ │ │ andhi r2, r3, r1, lsl #6 │ │ │ │ - @ instruction: 0xff84f0ff │ │ │ │ + @ instruction: 0xff2cf0ff │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ mvnvs r2, #80, 4 │ │ │ │ - stcl 7, cr15, [ip], #424 @ 0x1a8 │ │ │ │ + stc 7, cr15, [r4, #-424]! @ 0xfffffe58 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ stmib r3, {r6, r9, sl, lr}^ │ │ │ │ stmib r3, {r0, r1, r9, sl, sp, lr}^ │ │ │ │ cmpvs lr, #1048576 @ 0x100000 │ │ │ │ mrrc2 0, 12, pc, lr, cr3 @ │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ stmdami fp!, {r2, r6, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf1084478 │ │ │ │ - bls 27a0f8 <__read_chk@plt+0x214d24> │ │ │ │ + bls 279f28 <__read_chk@plt+0x214b54> │ │ │ │ @ instruction: 0xf1026170 │ │ │ │ ldmibvs r2, {r3, r4, r8, r9, fp} │ │ │ │ mcrmi 3, 1, fp, cr7, cr10, {0} │ │ │ │ - beq 7368d8 <__read_chk@plt+0x6d1504> │ │ │ │ + beq 736868 <__read_chk@plt+0x6d1494> │ │ │ │ and r4, r4, lr, ror r4 │ │ │ │ - bleq 3368b0 <__read_chk@plt+0x2d14dc> │ │ │ │ + bleq 336840 <__read_chk@plt+0x2d146c> │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ ldmdavs r0, {r1, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ andcs r4, r4, #51380224 @ 0x3100000 │ │ │ │ cdp2 0, 13, cr15, cr2, cr3, {7} │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ stmdavs r8, {r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ stmdacs sl!, {r8, fp, ip, sp, lr} │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stmvs r8, {r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8cb9106 │ │ │ │ ldrbmi r0, [r0], -r0 │ │ │ │ addvs r9, sl, r6, lsl #18 │ │ │ │ - @ instruction: 0xf84cf100 │ │ │ │ + @ instruction: 0xfff4f0ff │ │ │ │ stmdavs r8!, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0e4b110 │ │ │ │ msrlt SPSR_irq, r5 │ │ │ │ @ instruction: 0x46024913 │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xf9def0c2 │ │ │ │ strb r9, [r7], r5, lsl #28 │ │ │ │ stccs 2, cr9, [r0, #-20] @ 0xffffffec │ │ │ │ mcrge 4, 2, pc, cr11, cr15, {3} @ │ │ │ │ stmdavs r8!, {r1, r2, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf76ae7f0 │ │ │ │ - svclt 0x0000ea56 │ │ │ │ - mlaseq r2, ip, r7, r4 │ │ │ │ + svclt 0x0000ea8e │ │ │ │ + eorseq r4, r2, ip, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r2, r0, r7, r4 │ │ │ │ - eoreq r9, sl, r0, lsl #29 │ │ │ │ - eoreq r9, sl, lr, ror lr │ │ │ │ - ldrsbteq r4, [r2], -r2 │ │ │ │ + eorseq r4, r2, r0, lsl #16 │ │ │ │ + eoreq r9, sl, r4, lsl #27 │ │ │ │ + eoreq r9, sl, r2, lsl #27 │ │ │ │ + eorseq r4, r2, r2, asr #12 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r9, r6, r0, ror #16 │ │ │ │ + andseq r9, r6, r4, ror r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r3, r6, r8, lsr r7 │ │ │ │ - @ instruction: 0x00174ad8 │ │ │ │ - andseq r4, r7, r6, lsl #21 │ │ │ │ + andseq r3, r6, ip, asr #12 │ │ │ │ + andseq r4, r7, ip, ror #19 │ │ │ │ + mulseq r7, sl, r9 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ - bmi 120bdb4 <__read_chk@plt+0x11a69e0> │ │ │ │ - blmi 120bfbc <__read_chk@plt+0x11a6be8> │ │ │ │ + bmi 120bd44 <__read_chk@plt+0x11a6970> │ │ │ │ + blmi 120bf4c <__read_chk@plt+0x11a6b78> │ │ │ │ @ instruction: 0x4604447a │ │ │ │ tstcs r0, lr, lsl #12 │ │ │ │ strmi fp, [r8], -r2, lsl #1 │ │ │ │ andcs r5, r1, #13828096 @ 0xd30000 │ │ │ │ ldrdls pc, [r0, -pc] │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - @ instruction: 0xf96cf78a │ │ │ │ + @ instruction: 0xf96af78a │ │ │ │ ldrbtmi r6, [r9], #2148 @ 0x864 │ │ │ │ ldmiblt r4, {r0, r2, r9, sl, lr} │ │ │ │ - blcs 232670 <__read_chk@plt+0x1cd29c> │ │ │ │ + blcs 232600 <__read_chk@plt+0x1cd22c> │ │ │ │ stmibvs r3!, {r0, r3, r8, ip, lr, pc}^ │ │ │ │ tstlt sl, sl, lsl r8 │ │ │ │ @ instruction: 0xf0ef4618 │ │ │ │ - stmibvs r0!, {r0, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 1185a8 <__read_chk@plt+0xb31d4> │ │ │ │ + stmibvs r0!, {r0, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 118538 <__read_chk@plt+0xb3164> │ │ │ │ @ instruction: 0xf104d146 │ │ │ │ @ instruction: 0xf0ef0018 │ │ │ │ - bvs fea392cc <__read_chk@plt+0xfe9d3ef8> │ │ │ │ + bvs fea390fc <__read_chk@plt+0xfe9d3d28> │ │ │ │ stmdavs r3!, {r2, r6, r8, r9, ip, sp, pc} │ │ │ │ stmibvs r0!, {r0, r1, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ rscsle r2, r8, r0, lsl #16 │ │ │ │ - blcs 154744 <__read_chk@plt+0xef370> │ │ │ │ + blcs 1546d4 <__read_chk@plt+0xef300> │ │ │ │ @ instruction: 0xf0d0d1e5 │ │ │ │ ldmib r4, {r0, r1, r2, r4, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ stmdavc fp, {r0, r2, r8} │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ - blmi bae970 <__read_chk@plt+0xb4959c> │ │ │ │ + blmi bae900 <__read_chk@plt+0xb4952c> │ │ │ │ andls r2, r0, #0, 4 │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf9935340 │ │ │ │ - bcs 102a50 <__read_chk@plt+0x9d67c> │ │ │ │ + bcs 1029e0 <__read_chk@plt+0x9d60c> │ │ │ │ @ instruction: 0xf8d3bfa8 │ │ │ │ - blle b03078 <__read_chk@plt+0xa9dca4> │ │ │ │ + blle b03008 <__read_chk@plt+0xa9dc34> │ │ │ │ @ instruction: 0xf1114668 │ │ │ │ - stmdbvs r0!, {r0, r2, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0xffe4f0ff │ │ │ │ - bls 114b84 <__read_chk@plt+0xaf7b0> │ │ │ │ + stmdbvs r0!, {r0, r2, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xff8cf0ff │ │ │ │ + bls 114b14 <__read_chk@plt+0xaf740> │ │ │ │ bfi r6, sl, #0, #17 │ │ │ │ ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ ldmiblt sp, {r0, r1, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ - blmi 70ce78 <__read_chk@plt+0x6a7aa4> │ │ │ │ + blmi 70ce08 <__read_chk@plt+0x6a7a34> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 15467c <__read_chk@plt+0xef2a8> │ │ │ │ + blls 15460c <__read_chk@plt+0xef238> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1220300 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0ffd0bb │ │ │ │ - ldr pc, [r8, r9, asr #31]! │ │ │ │ + @ instruction: 0xe7b8ff71 │ │ │ │ @ instruction: 0xa01cf8d4 │ │ │ │ - cdp2 1, 4, cr15, cr8, cr8, {0} │ │ │ │ + ldc2l 1, cr15, [r0, #32]! │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ - bmi 534500 <__read_chk@plt+0x4cf12c> │ │ │ │ + bmi 534490 <__read_chk@plt+0x4cf0bc> │ │ │ │ @ instruction: 0xe7d3447a │ │ │ │ - blmi 38ce80 <__read_chk@plt+0x327aac> │ │ │ │ + blmi 38ce10 <__read_chk@plt+0x327a3c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1546b4 <__read_chk@plt+0xef2e0> │ │ │ │ + blls 154644 <__read_chk@plt+0xef270> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_und │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf78a47f0 │ │ │ │ - @ instruction: 0xf76abab3 │ │ │ │ - svclt 0x0000e9ac │ │ │ │ - eorseq r4, r2, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r2, r6, lsl #6 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq r4, r2, r8, ror r2 │ │ │ │ - andseq r1, r8, ip, asr #28 │ │ │ │ - eorseq r4, r2, r0, asr #4 │ │ │ │ + @ instruction: 0xf76abab1 │ │ │ │ + svclt 0x0000e9e4 │ │ │ │ + mlaseq r2, r8, r3, r4 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r4, r2, r6, ror r3 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq r4, r2, r8, ror #5 │ │ │ │ + andseq r1, r8, r0, ror #26 │ │ │ │ + ldrhteq r4, [r2], -r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldmibeq r0, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stclvs 2, cr15, [ip, #-692] @ 0xfffffd4c │ │ │ │ tstls r1, r5, lsl #12 │ │ │ │ @ instruction: 0x4670f8dd │ │ │ │ ldrls r4, [ip], #-2554 @ 0xfffff606 │ │ │ │ - blmi fff8bf18 <__read_chk@plt+0xfff26b44> │ │ │ │ + blmi fff8bea8 <__read_chk@plt+0xfff26ad4> │ │ │ │ @ instruction: 0xf8dd4479 │ │ │ │ stmiapl fp, {r3, r4, r5, r6, r9, sl, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3644 │ │ │ │ - blmi ffe7b2bc <__read_chk@plt+0xffe15ee8> │ │ │ │ + blmi ffe7b24c <__read_chk@plt+0xffe15e78> │ │ │ │ ldrbtmi r9, [fp], #-537 @ 0xfffffde7 │ │ │ │ @ instruction: 0xf8dd9313 │ │ │ │ tstls r8, #116, 12 @ 0x7400000 │ │ │ │ ldrbtmi r4, [fp], #-3059 @ 0xfffff40d │ │ │ │ - bcs 11f33c <__read_chk@plt+0xb9f68> │ │ │ │ + bcs 11f2cc <__read_chk@plt+0xb9ef8> │ │ │ │ ldrbthi pc, [r3], r0 @ │ │ │ │ ldmibmi r1!, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0x93292001 │ │ │ │ - bleq fe736b14 <__read_chk@plt+0xfe6d1740> │ │ │ │ + bleq fe736aa4 <__read_chk@plt+0xfe6d16d0> │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ @ instruction: 0xf0e809a4 │ │ │ │ - blge d39838 <__read_chk@plt+0xcd4464> │ │ │ │ + blge d39668 <__read_chk@plt+0xcd4294> │ │ │ │ ldrmi r4, [sl], -ip, ror #17 │ │ │ │ tstls r2, #1073741829 @ 0x40000005 │ │ │ │ movwcs r4, #1144 @ 0x478 │ │ │ │ stmib r2, {r5, r6, ip, sp}^ │ │ │ │ stmib r2, {r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf0773302 │ │ │ │ - blge d7a304 <__read_chk@plt+0xd14f30> │ │ │ │ + blge d7a294 <__read_chk@plt+0xd14ec0> │ │ │ │ @ instruction: 0x4619465a │ │ │ │ tstls sl, #40, 12 @ 0x2800000 │ │ │ │ stc2 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ - bge b14ac4 <__read_chk@plt+0xaaf6f0> │ │ │ │ + bge b14a54 <__read_chk@plt+0xaaf680> │ │ │ │ andls r9, sp, #40 @ 0x28 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi ff91c1c8 <__read_chk@plt+0xff8b6df4> │ │ │ │ + blmi ff91c158 <__read_chk@plt+0xff8b6d84> │ │ │ │ @ instruction: 0xf8529a13 │ │ │ │ stmdbvs fp!, {r0, r1, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf0178680 │ │ │ │ tstls sp, #134217728 @ 0x8000000 │ │ │ │ strbthi pc, [r5], -r0 @ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @@ -152800,112 +152772,112 @@ │ │ │ │ teqeq r8, sp, asr #19 │ │ │ │ svclt 0x005c0713 │ │ │ │ @ instruction: 0xf04f2602 │ │ │ │ strle r0, [ip, #-2049] @ 0xfffff7ff │ │ │ │ @ instruction: 0x26034ad0 │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [sl], #-9 │ │ │ │ - bmi ff49f074 <__read_chk@plt+0xff439ca0> │ │ │ │ + bmi ff49f004 <__read_chk@plt+0xff439c30> │ │ │ │ stmib sp, {r0, r1, r3, r8, sp}^ │ │ │ │ ldrbtmi r0, [sl], #-316 @ 0xfffffec4 │ │ │ │ ldmdbge r4!, {r0, r1, r2, r3, r4, r5, r9, ip, pc} │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf0ac9108 │ │ │ │ stmdbls r8, {r0, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdals ip, {r0, r2, r3, r4, r9, sl, pc} │ │ │ │ - b 14bac68 <__read_chk@plt+0x1455894> │ │ │ │ - ldc 6, cr1, [pc, #32] @ fa7c4 <__read_chk@plt+0x953f0> │ │ │ │ - bl 119680 <__read_chk@plt+0xb42ac> │ │ │ │ + b 14babf8 <__read_chk@plt+0x1455824> │ │ │ │ + ldc 6, cr1, [pc, #32] @ fa754 <__read_chk@plt+0x95380> │ │ │ │ + bl 119610 <__read_chk@plt+0xb423c> │ │ │ │ @ instruction: 0xf1060e06 │ │ │ │ - bl fabd0 <__read_chk@plt+0x957fc> │ │ │ │ + bl fab60 <__read_chk@plt+0x9578c> │ │ │ │ movwls r1, #33544 @ 0x8308 │ │ │ │ movweq pc, #33026 @ 0x8102 @ │ │ │ │ stmdaeq r2, {r8, r9, fp, sp, lr, pc} │ │ │ │ - blvc 135df8 <__read_chk@plt+0xd0a24> │ │ │ │ + blvc 135d88 <__read_chk@plt+0xd09b4> │ │ │ │ @ instruction: 0x0c01eb00 │ │ │ │ - blvc fecf5e44 <__read_chk@plt+0xfec90a70> │ │ │ │ + blvc fecf5dd4 <__read_chk@plt+0xfec90a00> │ │ │ │ stmiane r6, {r0, r1, r2, r3, r9, sl, ip, pc}^ │ │ │ │ - bls 7df010 <__read_chk@plt+0x779c3c> │ │ │ │ + bls 7defa0 <__read_chk@plt+0x779bcc> │ │ │ │ @ instruction: 0xf8cc5042 │ │ │ │ stc 0, cr2, [r8, #16] │ │ │ │ sbcpl r7, r2, r0, lsl #22 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8ce6072 │ │ │ │ stmdavs r8!, {r5, ip, sp}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blge fe55c398 <__read_chk@plt+0xfe4f6fc4> │ │ │ │ - blls 39f41c <__read_chk@plt+0x33a048> │ │ │ │ + blge fe55c328 <__read_chk@plt+0xfe4f6f54> │ │ │ │ + blls 39f3ac <__read_chk@plt+0x339fd8> │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0xf8cd46e0 │ │ │ │ stccs 0, cr12, [r0], {44} @ 0x2c │ │ │ │ ldrmi fp, [ip], -r8, lsl #30 │ │ │ │ movweq pc, #4103 @ 0x1007 @ │ │ │ │ - blmi febdf430 <__read_chk@plt+0xfeb7a05c> │ │ │ │ + blmi febdf3c0 <__read_chk@plt+0xfeb79fec> │ │ │ │ strbtmi r9, [r4], -lr, lsl #8 │ │ │ │ tstls r4, #2063597568 @ 0x7b000000 │ │ │ │ strls r4, [r8, #-2985] @ 0xfffff457 │ │ │ │ tstls r5, #2063597568 @ 0x7b000000 │ │ │ │ - blvs 5e1040 <__read_chk@plt+0x57bc6c> │ │ │ │ + blvs 5e0fd0 <__read_chk@plt+0x57bbfc> │ │ │ │ @ instruction: 0xf102b11b │ │ │ │ @ instruction: 0xf0ef0030 │ │ │ │ - @ instruction: 0xf8d9fa07 │ │ │ │ + @ instruction: 0xf8d9f9af │ │ │ │ @ instruction: 0xf0b70000 │ │ │ │ - blls 33a5c8 <__read_chk@plt+0x2d51f4> │ │ │ │ + blls 33a558 <__read_chk@plt+0x2d5184> │ │ │ │ ldmdavs fp, {r3, r4, r8, r9, sp, lr}^ │ │ │ │ @ instruction: 0xf8d9b1d3 │ │ │ │ stmdacs r0, {} @ │ │ │ │ mvnshi pc, r0 │ │ │ │ andcs r4, r5, #2588672 @ 0x278000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb lr!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r6!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - bvs fe7c305c <__read_chk@plt+0xfe75dc88> │ │ │ │ + bvs fe7c2fec <__read_chk@plt+0xfe75dc18> │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -sl, lsl #16 │ │ │ │ - bl eb8610 <__read_chk@plt+0xe5323c> │ │ │ │ + bl 1cb85a0 <__read_chk@plt+0x1c531cc> │ │ │ │ movwcs r9, #2570 @ 0xa0a │ │ │ │ mvnscc pc, #8519680 @ 0x820000 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ - blls 35afcc <__read_chk@plt+0x2f5bf8> │ │ │ │ + blls 35af5c <__read_chk@plt+0x2f5b88> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8db80be │ │ │ │ ldmdavs r0!, {sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf76a82cf │ │ │ │ - @ instruction: 0xf5b0eb18 │ │ │ │ + @ instruction: 0xf5b0eb50 │ │ │ │ svclt 0x00385f80 │ │ │ │ addpl pc, r0, pc, asr #8 │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ - @ instruction: 0xf0f01c61 │ │ │ │ - blmi fe3388e8 <__read_chk@plt+0xfe2d3514> │ │ │ │ + @ instruction: 0xf0ef1c61 │ │ │ │ + blmi fe33a718 <__read_chk@plt+0xfe2d5344> │ │ │ │ mrcvs 4, 0, r4, cr8, cr11, {3} │ │ │ │ @ instruction: 0xfffaf077 │ │ │ │ vsub.i8 d18, d0, d0 │ │ │ │ cdpmi 1, 8, cr8, cr5, cr13, {6} │ │ │ │ - bmi fe28cacc <__read_chk@plt+0xfe2276f8> │ │ │ │ + bmi fe28ca5c <__read_chk@plt+0xfe227688> │ │ │ │ ldrbtmi r4, [r8], #-1150 @ 0xfffffb82 │ │ │ │ @ instruction: 0xf8da447a │ │ │ │ svcge 0x002a3000 │ │ │ │ @ instruction: 0xf5039d0c │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ submi r9, r9, #15360 @ 0x3c00 │ │ │ │ stmib r3, {r0, r1, r3, r5, r6, r7, fp, ip}^ │ │ │ │ strbcs r6, [r0], -r2, lsl #4 │ │ │ │ stmiane fp!, {r4, r8, r9, fp, ip, pc}^ │ │ │ │ andeq lr, r2, #3194880 @ 0x30c000 │ │ │ │ @ instruction: 0xf8db2200 │ │ │ │ ldmdavs r8, {ip, sp} │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 48f4f8 <__read_chk@plt+0x42a124> │ │ │ │ + blls 48f488 <__read_chk@plt+0x42a0b4> │ │ │ │ strtmi r9, [r3], -r0, lsl #6 │ │ │ │ eorsvs r9, lr, r3, lsl #14 │ │ │ │ - @ instruction: 0xffaef0ea │ │ │ │ + @ instruction: 0xff56f0ea │ │ │ │ strmi r1, [r6], -r3, asr #24 │ │ │ │ ldmdale sp!, {r5, r8, r9, fp, sp} │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ eorseq r0, pc, fp, lsr #1 │ │ │ │ eorseq r0, pc, ip, ror r1 @ │ │ │ │ ldrshteq r0, [ip], -pc │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ @@ -152917,141 +152889,141 @@ │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ eorseq r0, ip, ip, lsr r0 │ │ │ │ rsceq r0, ip, ip, lsr r0 │ │ │ │ - blmi 193a9d4 <__read_chk@plt+0x18d5600> │ │ │ │ + blmi 193a964 <__read_chk@plt+0x18d5590> │ │ │ │ mrcvs 4, 0, r4, cr8, cr11, {3} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ @ instruction: 0xf077461a │ │ │ │ strmi pc, [r1], -r7, asr #29 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8db80cc │ │ │ │ strtmi r3, [r2], -r0 │ │ │ │ @ instruction: 0xf76a6818 │ │ │ │ - @ instruction: 0xf8dbeb9c │ │ │ │ + @ instruction: 0xf8dbebd4 │ │ │ │ andcs r3, r0, #0 │ │ │ │ strtmi r6, [r3], #-2075 @ 0xfffff7e5 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ strcs r4, [r1], #-1712 @ 0xfffff950 │ │ │ │ @ instruction: 0xf8dae748 │ │ │ │ @ instruction: 0xf10d3000 │ │ │ │ stmdacs r2, {r2, r3, r5, r7, fp} │ │ │ │ @ instruction: 0xf04f689f │ │ │ │ @ instruction: 0xf8c80300 │ │ │ │ @ instruction: 0xd12e3000 │ │ │ │ @ instruction: 0xff20f00f │ │ │ │ - @ instruction: 0xf808f776 │ │ │ │ + @ instruction: 0xf840f776 │ │ │ │ @ instruction: 0xf8c84606 │ │ │ │ stmdacs r0, {} @ │ │ │ │ @ instruction: 0x83b9f000 │ │ │ │ - b fe1b8760 <__read_chk@plt+0xfe15338c> │ │ │ │ + b fefb86f0 <__read_chk@plt+0xfef5331c> │ │ │ │ addmi r4, r4, #5242880 @ 0x500000 │ │ │ │ ldrthi pc, [sl], #832 @ 0x340 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0x46224631 │ │ │ │ @ instruction: 0xf76a6818 │ │ │ │ - @ instruction: 0xf8dbeb70 │ │ │ │ + @ instruction: 0xf8dbeba8 │ │ │ │ andcs r3, r0, #0 │ │ │ │ ldmdavs fp, {r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf0ef551a │ │ │ │ - @ instruction: 0xf0edf92d │ │ │ │ - @ instruction: 0xf00ffddf │ │ │ │ + @ instruction: 0xf0edf8d5 │ │ │ │ + @ instruction: 0xf00ffd87 │ │ │ │ @ instruction: 0xf012ff4f │ │ │ │ @ instruction: 0xf8daf851 │ │ │ │ addsvs r3, pc, r0 │ │ │ │ ldrmi fp, [r8, r7, lsl #2]! │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bls 372a08 <__read_chk@plt+0x30d634> │ │ │ │ + bls 372998 <__read_chk@plt+0x30d5c4> │ │ │ │ @ instruction: 0xf04f922b │ │ │ │ @ instruction: 0xf8db0800 │ │ │ │ ldmdavs r9, {ip, sp} │ │ │ │ stmdavc fp, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdbmi r1!, {r0, r5, r8, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - ldrbcc pc, [pc, #79]! @ faa6b <__read_chk@plt+0x95697> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ fa9fb <__read_chk@plt+0x95627> @ │ │ │ │ @ instruction: 0xf76a4479 │ │ │ │ - andcs lr, r5, #4587520 @ 0x460000 │ │ │ │ + andcs lr, r5, #8257536 @ 0x7e0000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0084610 │ │ │ │ - blls 5ba6cc <__read_chk@plt+0x5552f8> │ │ │ │ + blls 5ba65c <__read_chk@plt+0x555288> │ │ │ │ tstlt r3, fp, asr r8 │ │ │ │ @ instruction: 0xf0ef981a │ │ │ │ - stmdals sp, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdals sp, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ ldc2 0, cr15, [sl], #-764 @ 0xfffffd04 │ │ │ │ - blmi 5cd2dc <__read_chk@plt+0x567f08> │ │ │ │ + blmi 5cd26c <__read_chk@plt+0x567e98> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #12 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbshi pc, ip, r1, asr #32 │ │ │ │ vmax.s8 d4, d13, d24 │ │ │ │ pop {r2, r3, r6, r8, sl, fp, sp, lr} │ │ │ │ - blmi 8dea24 <__read_chk@plt+0x879650> │ │ │ │ + blmi 8de9b4 <__read_chk@plt+0x8795e0> │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xff06f008 │ │ │ │ - ldrbcc pc, [pc, #79]! @ faac3 <__read_chk@plt+0x956ef> @ │ │ │ │ + ldrbcc pc, [pc, #79]! @ faa53 <__read_chk@plt+0x9567f> @ │ │ │ │ svclt 0x0000e7db │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ - ldrsbteq r4, [r2], -ip │ │ │ │ + eorseq r4, r2, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r4, r2, r6, asr #3 │ │ │ │ - eoreq r1, fp, r6, ror r2 │ │ │ │ - andseq r9, r6, ip, ror #9 │ │ │ │ - eorseq r3, r8, r4, ror #8 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r3, r5, r8, lsr #24 │ │ │ │ - andseq r1, r5, sl, lsl #7 │ │ │ │ - andseq r2, r5, sl, ror #31 │ │ │ │ - andseq r2, r5, r2, ror #31 │ │ │ │ - andseq r9, r6, r8, ror r4 │ │ │ │ - eoreq r1, fp, r8, lsr #2 │ │ │ │ - andseq r9, r6, lr, lsl #8 │ │ │ │ - ldrhteq r3, [r8], -r4 │ │ │ │ - andseq pc, r4, ip, ror #18 │ │ │ │ - andseq pc, r4, lr, ror #18 │ │ │ │ - andseq pc, r4, r4, ror r9 @ │ │ │ │ - eorseq r3, r8, r8, lsl #4 │ │ │ │ - @ instruction: 0x001693bc │ │ │ │ - eorseq r3, r2, r0, asr #28 │ │ │ │ - andseq r0, r6, r6, ror #13 │ │ │ │ + eorseq r4, r2, r6, lsr r2 │ │ │ │ + eoreq r1, fp, sl, ror r1 │ │ │ │ + andseq r9, r6, r0, lsl #8 │ │ │ │ + ldrsbteq r3, [r8], -r4 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r3, r5, r0, ror fp │ │ │ │ + @ instruction: 0x001512d2 │ │ │ │ + andseq r2, r5, r2, lsr pc │ │ │ │ + andseq r2, r5, sl, lsr #30 │ │ │ │ + andseq r9, r6, ip, lsl #7 │ │ │ │ + eoreq r1, fp, ip, lsr #32 │ │ │ │ + andseq r9, r6, r2, lsr #6 │ │ │ │ + eorseq r3, r8, r4, lsr #6 │ │ │ │ + @ instruction: 0x0014f8b4 │ │ │ │ + @ instruction: 0x0014f8b6 │ │ │ │ + @ instruction: 0x0014f8bc │ │ │ │ + eorseq r3, r8, r8, ror r2 │ │ │ │ + @ instruction: 0x001692d0 │ │ │ │ + ldrhteq r3, [r2], -r0 │ │ │ │ + @ instruction: 0x001605fa │ │ │ │ ssatcc pc, #13, pc, asr #17 @ │ │ │ │ mrcvs 4, 0, r4, cr8, cr11, {3} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ @ instruction: 0xf077461a │ │ │ │ strmi pc, [r1], -r7, ror #26 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ andcs sl, r7, r4, lsr pc │ │ │ │ - @ instruction: 0xf860f0ed │ │ │ │ - blls 3f47fc <__read_chk@plt+0x38f428> │ │ │ │ + @ instruction: 0xf808f0ed │ │ │ │ + blls 3f478c <__read_chk@plt+0x38f3b8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #1261 @ 0x4ed │ │ │ │ ldr r9, [r5, -fp, lsl #6]! │ │ │ │ @ instruction: 0xf04f9b08 │ │ │ │ @ instruction: 0xf8da0800 │ │ │ │ vhadd.s8 d16, d0, d0 │ │ │ │ @ instruction: 0xf8c921c2 │ │ │ │ vhadd.s8 d24, d0, d0 │ │ │ │ ldmdavs fp, {r0, r1, r2, r4, r6, r7, r9, sp}^ │ │ │ │ strbmi r6, [r3, #-2180] @ 0xfffff77c │ │ │ │ strmi fp, [sl], -r8, lsl #30 │ │ │ │ andhi pc, r0, r0, asr #17 │ │ │ │ @ instruction: 0xf8c04649 │ │ │ │ stmdavs r7, {r3, pc}^ │ │ │ │ - blx fe938af4 <__read_chk@plt+0xfe8d3720> │ │ │ │ + blx fe938a84 <__read_chk@plt+0xfe8d36b0> │ │ │ │ vmls.f d20, d0, d0[0] │ │ │ │ @ instruction: 0xf8d984da │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0x464082f4 │ │ │ │ ldc2l 0, cr15, [r2, #-692] @ 0xfffffd4c │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ @@ -153063,311 +153035,311 @@ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ stmdavs sl, {r0, r4, r5, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf893b122 │ │ │ │ @ instruction: 0x069f30fd │ │ │ │ strbhi pc, [r0, #-320]! @ 0xfffffec0 @ │ │ │ │ - bcs 1213fc <__read_chk@plt+0xbc028> │ │ │ │ + bcs 12138c <__read_chk@plt+0xbbfb8> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr4, cr15, {1} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ usat r6, #15, r3 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ ldmdavc r2, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf1b8aee9 │ │ │ │ - stcge 15, cr0, [pc, #-44]! @ fab8c <__read_chk@plt+0x957b8> │ │ │ │ + stcge 15, cr0, [pc, #-44]! @ fab1c <__read_chk@plt+0x95748> │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ eorvs r4, sl, r9, lsr #12 │ │ │ │ ldmdavc sl!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf04f6818 │ │ │ │ svclt 0x00040301 │ │ │ │ sbceq pc, r0, #134217731 @ 0x8000003 │ │ │ │ andeq pc, r1, #130 @ 0x82 │ │ │ │ - stc2 7, cr15, [r2], {118} @ 0x76 │ │ │ │ + ldc2 7, cr15, [sl], #-472 @ 0xfffffe28 │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ @ instruction: 0xf1b84607 │ │ │ │ andle r0, r7, r0, lsl #30 │ │ │ │ mulcc r0, r8, r8 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0x46288494 │ │ │ │ - @ instruction: 0xf822f0ef │ │ │ │ + @ instruction: 0xffcaf0ee │ │ │ │ @ instruction: 0xf43f2f02 │ │ │ │ smlabtcs r0, r5, lr, sl │ │ │ │ @ instruction: 0xf0ec2007 │ │ │ │ - ldrt pc, [pc], r3, ror #31 @ │ │ │ │ + ldrt pc, [pc], fp, lsl #31 @ │ │ │ │ ldrne pc, [r0, #2271] @ 0x8df │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7692000 │ │ │ │ - andcs lr, r3, #312 @ 0x138 │ │ │ │ + andcs lr, r3, #536 @ 0x218 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0082004 │ │ │ │ str pc, [r7, -pc, lsr #28]! │ │ │ │ andls r2, r0, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0x46239a11 │ │ │ │ - bls 454c70 <__read_chk@plt+0x3ef89c> │ │ │ │ - bge ad4c70 <__read_chk@plt+0xa6f89c> │ │ │ │ + bls 454c00 <__read_chk@plt+0x3ef82c> │ │ │ │ + bge ad4c00 <__read_chk@plt+0xa6f82c> │ │ │ │ @ instruction: 0xff62f7fe │ │ │ │ ldmdbls r4, {r0, r1, r2, r3, r4, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7692205 │ │ │ │ - @ instruction: 0xf44fef38 │ │ │ │ + @ instruction: 0xf44fef70 │ │ │ │ strmi r6, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf76a980a │ │ │ │ - @ instruction: 0xe60dea32 │ │ │ │ + str lr, [sp], -sl, ror #20 │ │ │ │ @ instruction: 0x46169a15 │ │ │ │ @ instruction: 0xe6344610 │ │ │ │ strbcc pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ ldrbtmi sl, [fp], #-3116 @ 0xfffff3d4 │ │ │ │ movwcs r6, #3608 @ 0xe18 │ │ │ │ @ instruction: 0xf077461a │ │ │ │ @ instruction: 0xf8d9fd65 │ │ │ │ andcs r3, r0, #0 │ │ │ │ - blcs 112cf8 <__read_chk@plt+0xad924> │ │ │ │ + blcs 112c88 <__read_chk@plt+0xad8b4> │ │ │ │ rschi pc, r3, r0 │ │ │ │ stmdacs r0, {r3, r4, r7, r8, fp, sp, lr} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ ldmdavs fp, {r1, r4, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdals sl, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xffd8f0ee │ │ │ │ + @ instruction: 0xff80f0ee │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf1086998 │ │ │ │ - blls 5b98f8 <__read_chk@plt+0x554524> │ │ │ │ + blls 5b9728 <__read_chk@plt+0x554354> │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d96058 │ │ │ │ ldmdavs r0, {ip, sp} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibvs fp, {r0, r2, r3, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwcs r8, #201 @ 0xc9 │ │ │ │ strcs sl, [r0], -sp, lsr #30 │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf7fb9600 │ │ │ │ adcsmi pc, r0, #806912 @ 0xc5000 │ │ │ │ sbchi pc, r0, r0, asr #5 │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf0ee4620 │ │ │ │ - ldmdavs r9!, {r0, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r9!, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46089117 │ │ │ │ - ldm r2!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb sl!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdpl pc, [r0], -fp │ │ │ │ stmdavs fp!, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x46189316 │ │ │ │ - stmia sl!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r2!, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmib sp, {r2, r9, sl, lr}^ │ │ │ │ addmi r3, r6, #-2147483643 @ 0x80000005 │ │ │ │ sbchi pc, r0, r0, lsl #5 │ │ │ │ ldrmi r4, [r8], -r2, lsr #12 │ │ │ │ - ldmib r8, {r1, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 538a34 <__read_chk@plt+0x4d3660> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ ldcls 5, cr5, [r8], {26} │ │ │ │ ldmdavs r8!, {r2, r3, r4, r8, ip, sp, pc} │ │ │ │ - blx ff7b7130 <__read_chk@plt+0xff751d5c> │ │ │ │ - blls 352d94 <__read_chk@plt+0x2ed9c0> │ │ │ │ + blx fe1b70c0 <__read_chk@plt+0xfe151cec> │ │ │ │ + blls 352d24 <__read_chk@plt+0x2ed950> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r7, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xff8af0ee │ │ │ │ + @ instruction: 0xff32f0ee │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ andcs sl, r0, #3008 @ 0xbc0 │ │ │ │ @ instruction: 0xf503ac2e │ │ │ │ eorvs r5, r2, r0, asr #6 │ │ │ │ @ instruction: 0xf893602a │ │ │ │ @ instruction: 0x065b311e │ │ │ │ - blls 5b01b8 <__read_chk@plt+0x54ade4> │ │ │ │ + blls 5b0148 <__read_chk@plt+0x54ad74> │ │ │ │ tstlt r0, r8, asr r8 │ │ │ │ - blx ff0b7168 <__read_chk@plt+0xff051d94> │ │ │ │ + blx 1ab70f8 <__read_chk@plt+0x1a51d24> │ │ │ │ @ instruction: 0xf04c6020 │ │ │ │ @ instruction: 0xf8daf9a3 │ │ │ │ stmdavs r6!, {ip} │ │ │ │ movtpl pc, #1281 @ 0x501 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdcc pc, [ip], #131 @ 0x83 @ │ │ │ │ @ instruction: 0x3124b13b │ │ │ │ @ instruction: 0xf0e34630 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strthi pc, [r4], #0 │ │ │ │ tstlt lr, r6, lsr #16 │ │ │ │ - blcs 118e44 <__read_chk@plt+0xb3a70> │ │ │ │ + blcs 118dd4 <__read_chk@plt+0xb3a00> │ │ │ │ @ instruction: 0x83a2f040 │ │ │ │ strtcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldmpl r7, {r0, r1, r4, r9, fp, ip, pc}^ │ │ │ │ eorsvs r2, fp, r0, lsl #6 │ │ │ │ - bvs 7e19ac <__read_chk@plt+0x77c5d8> │ │ │ │ + bvs 7e193c <__read_chk@plt+0x77c568> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d98305 │ │ │ │ biclt r3, r3, r0 │ │ │ │ @ instruction: 0xb1b2691a │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdcc pc, [r8], r3 @ │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ ldmibmi ip!, {r0, r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - andcs lr, r5, #120, 28 @ 0x780 │ │ │ │ + andcs lr, r5, #176, 28 @ 0xb00 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0084610 │ │ │ │ andcs pc, r0, #5696 @ 0x1640 │ │ │ │ ldmibmi r7!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r9, [fp], #-2067 @ 0xfffff7ed │ │ │ │ ldcvs 8, cr5, [fp, #-260] @ 0xfffffefc │ │ │ │ ldmibmi r5!, {r0, r8, ip, pc}^ │ │ │ │ ldrbtmi r9, [r9], #-2061 @ 0xfffff7f3 │ │ │ │ ldmdbls r1, {r8, ip, pc} │ │ │ │ stmdavs r9, {fp, sp, lr} │ │ │ │ - blx feeb7100 <__read_chk@plt+0xfee51d2c> │ │ │ │ + blx feeb7090 <__read_chk@plt+0xfee51cbc> │ │ │ │ stmdals sp, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fc6800 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002e01 │ │ │ │ - blcs 11b894 <__read_chk@plt+0xb64c0> │ │ │ │ + blcs 11b824 <__read_chk@plt+0xb6450> │ │ │ │ movwhi pc, #28672 @ 0x7000 @ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldrtmi r8, [r8], -fp, lsl #4 │ │ │ │ ldc2l 0, cr15, [ip, #796] @ 0x31c │ │ │ │ vmull.p8 q9, d0, d0 │ │ │ │ strcs r8, [r0, #-769] @ 0xfffffcff │ │ │ │ - blcs 114ea8 <__read_chk@plt+0xafad4> │ │ │ │ + blcs 114e38 <__read_chk@plt+0xafa64> │ │ │ │ mcrge 4, 0, pc, cr7, cr15, {1} @ │ │ │ │ @ instruction: 0xf0ee4620 │ │ │ │ - str pc, [r2], -r9, lsl #30 │ │ │ │ + @ instruction: 0xe602feb1 │ │ │ │ ldrbtmi r4, [r8], #-2274 @ 0xfffff71e │ │ │ │ - blx 13b7250 <__read_chk@plt+0x1351e7c> │ │ │ │ + @ instruction: 0xf9f2f108 │ │ │ │ @ instruction: 0xf8db6030 │ │ │ │ ldmdavs r0!, {sp, lr} │ │ │ │ @ instruction: 0xf8dbe527 │ │ │ │ ldmdavs r8, {ip, sp} │ │ │ │ @ instruction: 0xe7359b12 │ │ │ │ andcs r4, r5, #220, 18 @ 0x370000 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - cdp 7, 2, cr15, cr14, cr9, {3} │ │ │ │ + cdp 7, 6, cr15, cr6, cr9, {3} │ │ │ │ andls r6, r0, #2228224 @ 0x220000 │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ - blx 83717c <__read_chk@plt+0x7d1da8> │ │ │ │ + blx 83710c <__read_chk@plt+0x7d1d38> │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ @ instruction: 0xf0ee4620 │ │ │ │ - blls 37aa08 <__read_chk@plt+0x315634> │ │ │ │ + blls 37a838 <__read_chk@plt+0x315464> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ str sl, [r8, #3583] @ 0xdff │ │ │ │ @ instruction: 0x46281c71 │ │ │ │ - stc2 0, cr15, [r4, #-956]! @ 0xfffffc44 │ │ │ │ + stc2l 0, cr15, [ip], {239} @ 0xef │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0x46346839 │ │ │ │ @ instruction: 0xe735681b │ │ │ │ movwcs r9, #3085 @ 0xc0d │ │ │ │ @ instruction: 0x461a9911 │ │ │ │ @ instruction: 0xf7ff6820 │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx 13b7198 <__read_chk@plt+0x1351dc4> │ │ │ │ + blx 13b7128 <__read_chk@plt+0x1351d54> │ │ │ │ @ instruction: 0xf43f1c46 │ │ │ │ @ instruction: 0xf8daad72 │ │ │ │ stmdacs r1, {ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x111ef893 │ │ │ │ strbeq sp, [sp], -r2, lsl #2 │ │ │ │ stclge 5, cr15, [r7, #-508]! @ 0xfffffe04 │ │ │ │ cdpvc 5, 10, cr15, cr0, cr13, {0} │ │ │ │ msrcs CPSR_xc, r3 @ │ │ │ │ ldmdage r2, {r1, r2, r3, r4, r5, r7, r8, r9, fp, lr}^ │ │ │ │ - blvc feb76544 <__read_chk@plt+0xfeb11170> │ │ │ │ + blvc feb764d4 <__read_chk@plt+0xfeb11100> │ │ │ │ smlalbtne pc, r0, r1, r3 @ │ │ │ │ @ instruction: 0xf8ce447b │ │ │ │ - blmi fefc6ef4 <__read_chk@plt+0xfef61b20> │ │ │ │ + blmi fefc6e84 <__read_chk@plt+0xfef61ab0> │ │ │ │ andne pc, r0, #134217731 @ 0x8000003 │ │ │ │ ldrbtmi r4, [fp], #-3258 @ 0xfffff346 │ │ │ │ andcc pc, ip, lr, asr #17 │ │ │ │ ldrbtmi r4, [ip], #-3001 @ 0xfffff447 │ │ │ │ - blvc 1b62e8 <__read_chk@plt+0x150f14> │ │ │ │ - blvc fe9b6568 <__read_chk@plt+0xfe951194> │ │ │ │ + blvc 1b6278 <__read_chk@plt+0x150ea4> │ │ │ │ + blvc fe9b64f8 <__read_chk@plt+0xfe951124> │ │ │ │ @ instruction: 0xf8ce447b │ │ │ │ - blmi fee86f54 <__read_chk@plt+0xfee21b80> │ │ │ │ - blvc 1b64f8 <__read_chk@plt+0x151124> │ │ │ │ + blmi fee86ee4 <__read_chk@plt+0xfee21b10> │ │ │ │ + blvc 1b6488 <__read_chk@plt+0x1510b4> │ │ │ │ @ instruction: 0xf8ce447b │ │ │ │ stcvs 0, cr3, [r3, #-112]! @ 0xffffff90 │ │ │ │ @ instruction: 0xf0402900 │ │ │ │ @ instruction: 0xf023831e │ │ │ │ strvs r0, [r3, #-799]! @ 0xfffffce1 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ andcs r8, r2, #76, 8 @ 0x4c000000 │ │ │ │ andsls r9, r6, #-1073741817 @ 0xc0000007 │ │ │ │ - ldc 12, cr9, [pc, #88] @ faf74 <__read_chk@plt+0x95ba0> │ │ │ │ + ldc 12, cr9, [pc, #88] @ faf04 <__read_chk@plt+0x95b30> │ │ │ │ vstmiane r2!, {d23-} │ │ │ │ - bl 4821a8 <__read_chk@plt+0x41cdd4> │ │ │ │ - bl 47ef38 <__read_chk@plt+0x419b64> │ │ │ │ - bl 47ff3c <__read_chk@plt+0x41ab68> │ │ │ │ - bmi feb01f38 <__read_chk@plt+0xfea9cb64> │ │ │ │ + bl 482138 <__read_chk@plt+0x41cd64> │ │ │ │ + bl 47eec8 <__read_chk@plt+0x419af4> │ │ │ │ + bl 47fecc <__read_chk@plt+0x41aaf8> │ │ │ │ + bmi feb01ec8 <__read_chk@plt+0xfea9caf4> │ │ │ │ tstne r1, lr, lsl #22 │ │ │ │ stc 14, cr4, [r4, #668] @ 0x29c │ │ │ │ ldrbtmi r7, [sl], #-2816 @ 0xfffff500 │ │ │ │ - blvc fe5765bc <__read_chk@plt+0xfe5111e8> │ │ │ │ + blvc fe57654c <__read_chk@plt+0xfe511178> │ │ │ │ adcvs r4, r2, lr, ror r4 │ │ │ │ @ instruction: 0x4da54aa4 │ │ │ │ rscvs r4, r2, sl, ror r4 │ │ │ │ ldrbtmi r4, [sp], #-3236 @ 0xfffff35c │ │ │ │ - blvc 236554 <__read_chk@plt+0x1d1180> │ │ │ │ + blvc 2364e4 <__read_chk@plt+0x1d1110> │ │ │ │ ldrbtmi r9, [ip], #-2582 @ 0xfffff5ea │ │ │ │ - blvc fe4365d8 <__read_chk@plt+0xfe3d1204> │ │ │ │ + blvc fe436568 <__read_chk@plt+0xfe3d1194> │ │ │ │ andcc r6, r4, #132, 2 @ 0x21 │ │ │ │ ldrbtmi r4, [ip], #-3232 @ 0xfffff360 │ │ │ │ stmib r1, {r2, r6, r7, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf06f6402 │ │ │ │ stc 0, cr0, [r1, #4] │ │ │ │ cmncs r8, r0, lsl #22 │ │ │ │ strpl lr, [r2], #-2508 @ 0xfffff634 │ │ │ │ smlabteq r0, ip, r9, lr │ │ │ │ ldmibmi sl, {r1, r4, r8} │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldrbtmi r2, [r4], -r0, lsl #12 │ │ │ │ andeq pc, r2, lr, asr #16 │ │ │ │ ldmdals ip, {r0, r1, r4, r9, fp, ip, pc} │ │ │ │ - bmi fe6910d8 <__read_chk@plt+0xfe62bd04> │ │ │ │ - blhi 9756cc <__read_chk@plt+0x9102f8> │ │ │ │ + bmi fe691068 <__read_chk@plt+0xfe62bc94> │ │ │ │ + blhi 97565c <__read_chk@plt+0x910288> │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ stmdacs r0, {r2, r3, r7, ip, pc} │ │ │ │ @ instruction: 0x4602bf18 │ │ │ │ - bmi fe59f804 <__read_chk@plt+0xfe53a430> │ │ │ │ + bmi fe59f794 <__read_chk@plt+0xfe53a3c0> │ │ │ │ andsls r4, lr, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf501460a │ │ │ │ strmi r4, [fp], r0, lsl #3 │ │ │ │ @ instruction: 0xf0034690 │ │ │ │ ldrbeq r0, [r9, r0, lsr #4] │ │ │ │ rscshi pc, r4, #0, 2 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bmi fe3dbd84 <__read_chk@plt+0xfe3769b0> │ │ │ │ + bmi fe3dbd14 <__read_chk@plt+0xfe376940> │ │ │ │ @ instruction: 0x4611447a │ │ │ │ @ instruction: 0x46154610 │ │ │ │ ldmdavs fp!, {r2, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf893b123 │ │ │ │ @ instruction: 0xf1bee000 │ │ │ │ tstle r4, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311ef893 │ │ │ │ @ instruction: 0xf140065b │ │ │ │ - blls 59bbd0 <__read_chk@plt+0x5367fc> │ │ │ │ - blcs 115164 <__read_chk@plt+0xafd90> │ │ │ │ + blls 59bb60 <__read_chk@plt+0x53678c> │ │ │ │ + blcs 1150f4 <__read_chk@plt+0xafd20> │ │ │ │ ldrbhi pc, [r0], #0 @ │ │ │ │ mul r0, r3, r8 │ │ │ │ svceq 0x0000f1be │ │ │ │ - blmi 202f40c <__read_chk@plt+0x1fca038> │ │ │ │ + blmi 202f39c <__read_chk@plt+0x1fc9fc8> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 6ebc28 <__read_chk@plt+0x686854> │ │ │ │ - blls 89fc18 <__read_chk@plt+0x83a844> │ │ │ │ + blls 6ebbb8 <__read_chk@plt+0x6867e4> │ │ │ │ + blls 89fba8 <__read_chk@plt+0x83a7d4> │ │ │ │ andpl lr, r4, #3358720 @ 0x334000 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ vst4.8 {d16,d18,d20,d22}, [pc], r2 │ │ │ │ movwls r4, #416 @ 0x1a0 │ │ │ │ @ instruction: 0xf04f4640 │ │ │ │ @ instruction: 0xf76933ff │ │ │ │ - @ instruction: 0x4640ef54 │ │ │ │ + strbmi lr, [r0], -ip, lsl #31 │ │ │ │ svcvs 0x00fff88b │ │ │ │ - svc 0x0042f769 │ │ │ │ + svc 0x007af769 │ │ │ │ ldrdpl pc, [r0], -sl │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ mrcne 8, 4, r6, cr3, cr10, {2} │ │ │ │ svclt 0x00944298 │ │ │ │ andcs r2, r1, r0 │ │ │ │ svclt 0x00d82a06 │ │ │ │ @@ -153377,169 +153349,169 @@ │ │ │ │ cmplt r3, pc, lsl fp │ │ │ │ ldrbtmi r4, [fp], #-2917 @ 0xfffff49b │ │ │ │ bfieq r6, fp, #26, #2 │ │ │ │ movwhi pc, #49472 @ 0xc140 @ │ │ │ │ ldrbtmi r4, [fp], #-2915 @ 0xfffff49d │ │ │ │ @ instruction: 0xf89562e3 │ │ │ │ ldrbeq r3, [r8], r3, lsr #2 │ │ │ │ - blmi 197054c <__read_chk@plt+0x190b178> │ │ │ │ + blmi 19704dc <__read_chk@plt+0x190b108> │ │ │ │ ldcvs 4, cr4, [fp, #-492] @ 0xfffffe14 │ │ │ │ strle r0, [lr, #-1689]! @ 0xfffff967 │ │ │ │ @ instruction: 0xf140075a │ │ │ │ ldmdami lr, {r0, r2, r3, r4, r7, r8, r9, pc}^ │ │ │ │ ldmdbls r6, {r3, r4, r5, r6, sl, lr} │ │ │ │ - bl 2021c0 <__read_chk@plt+0x19cdec> │ │ │ │ + bl 202150 <__read_chk@plt+0x19cd7c> │ │ │ │ tsteq r2, r1, lsl #2 │ │ │ │ cmncs r3, r8, asr #1 │ │ │ │ adcpl r0, r1, r8, lsl r7 │ │ │ │ orrhi pc, sp, #64, 2 │ │ │ │ ldrbtmi r4, [r9], #-2392 @ 0xfffff6a8 │ │ │ │ sbcsvs r4, r1, r2, lsr #8 │ │ │ │ - bls 683694 <__read_chk@plt+0x61e2c0> │ │ │ │ + bls 683624 <__read_chk@plt+0x61e250> │ │ │ │ tsteq r2, r2, lsl #4 │ │ │ │ ldreq r5, [r9, r1, lsr #1] │ │ │ │ cmnphi lr, #64, 2 @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r4, [r9], #-2387 @ 0xfffff6ad │ │ │ │ ldrbeq r4, [r8], r2, lsr #8 │ │ │ │ @ instruction: 0xf04f60d1 │ │ │ │ - bls 67b670 <__read_chk@plt+0x61629c> │ │ │ │ + bls 67b600 <__read_chk@plt+0x61622c> │ │ │ │ andeq pc, r3, #-2147483648 @ 0x80000000 │ │ │ │ andne lr, r2, #323584 @ 0x4f000 │ │ │ │ @ instruction: 0xf14050a1 │ │ │ │ - blmi 145be90 <__read_chk@plt+0x13f6abc> │ │ │ │ + blmi 145be20 <__read_chk@plt+0x13f6a4c> │ │ │ │ strtmi r4, [r2], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf8d560d3 │ │ │ │ strtmi r3, [r2], -r0, lsl #5 │ │ │ │ ldmvs r9, {r6, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r8, r9, sp}^ │ │ │ │ movwls r6, #1537 @ 0x601 │ │ │ │ cmncs r9, #-1879048188 @ 0x90000004 │ │ │ │ - blx fe4b9090 <__read_chk@plt+0xfe453cbc> │ │ │ │ + blx fe4b9020 <__read_chk@plt+0xfe453c4c> │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ vqsub.u8 q4, q8, │ │ │ │ stmdacs ip, {r1, r2, r3, r5, r6, r9, pc} │ │ │ │ rschi pc, r5, #0 │ │ │ │ @ instruction: 0xf040286e │ │ │ │ ldmdavs fp!, {r0, r1, r5, sl, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - stc2 0, cr15, [ip, #952] @ 0x3b8 │ │ │ │ + ldc2 0, cr15, [r4, #-952]! @ 0xfffffc48 │ │ │ │ ldrbtmi r4, [r9], #-2365 @ 0xfffff6c3 │ │ │ │ @ instruction: 0xf0ede571 │ │ │ │ - @ instruction: 0xf00ffa3b │ │ │ │ + @ instruction: 0xf00ff9e3 │ │ │ │ @ instruction: 0xf011fbab │ │ │ │ @ instruction: 0xf8dafcad │ │ │ │ addsvs r3, pc, r0 │ │ │ │ ldrmi fp, [r8, r7, lsl #2]! │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ rsbscs lr, r8, r1, lsr #8 │ │ │ │ - cdp2 0, 15, cr15, cr0, cr14, {7} │ │ │ │ + cdp2 0, 9, cr15, cr8, cr14, {7} │ │ │ │ rsbscs r4, r8, #68157440 @ 0x4100000 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - ldmdb r2!, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib sl!, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r0], -r9 │ │ │ │ ldrbtmi r4, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ - @ instruction: 0xf8b2f108 │ │ │ │ + @ instruction: 0xf85af108 │ │ │ │ eoreq pc, r8, r8, asr #17 │ │ │ │ svclt 0x0000e4fe │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffffe │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ @ instruction: 0xfffffffe │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - eorseq r3, r8, r0, ror r0 │ │ │ │ - andseq r9, r6, r8, lsr #3 │ │ │ │ - ldrshteq r2, [r8], -lr │ │ │ │ + eorseq r3, r8, r0, ror #1 │ │ │ │ + ldrheq r9, [r6], -ip │ │ │ │ + eorseq r2, r8, lr, ror #30 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - andseq r8, r6, r8, lsr pc │ │ │ │ - eorseq r2, r8, r6, lsl #27 │ │ │ │ + andseq r8, r6, ip, asr #28 │ │ │ │ + ldrshteq r2, [r8], -r6 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ @ instruction: 0xffffbf8b │ │ │ │ - eoreq r0, fp, r6, lsl fp │ │ │ │ - andseq r8, r6, r6, ror pc │ │ │ │ - andseq fp, r7, r4, asr #30 │ │ │ │ - eoreq r2, sl, lr, ror #29 │ │ │ │ - eorseq r2, r8, r6, ror ip │ │ │ │ - andseq sl, r5, r0, ror #30 │ │ │ │ - andseq lr, r5, r8, lsl fp │ │ │ │ - andseq r5, r7, r2, lsr r7 │ │ │ │ - andseq r2, r6, r0, ror r7 │ │ │ │ - andseq r8, r6, ip, asr #20 │ │ │ │ - @ instruction: 0x00184cbe │ │ │ │ - eoreq ip, sl, r2, ror #1 │ │ │ │ - ldrdeq r0, [fp], -lr @ │ │ │ │ + eoreq r0, fp, sl, lsl sl │ │ │ │ + andseq r8, r6, sl, lsl #29 │ │ │ │ + andseq fp, r7, r8, asr lr │ │ │ │ + eoreq r2, sl, r2, lsl #28 │ │ │ │ + eorseq r2, r8, r6, ror #25 │ │ │ │ + andseq sl, r5, r4, ror lr │ │ │ │ + andseq lr, r5, ip, lsr #20 │ │ │ │ + andseq r5, r7, r6, asr #12 │ │ │ │ + andseq r2, r6, r4, lsl #13 │ │ │ │ + andseq r8, r6, r0, ror #18 │ │ │ │ + @ instruction: 0x00184bd2 │ │ │ │ + eoreq fp, sl, r6, ror #31 │ │ │ │ + eoreq r0, fp, r2, ror #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r8, r6, r0, lsl sp │ │ │ │ - andseq r8, r6, r0, lsl sp │ │ │ │ - eoreq r0, fp, r8, ror r9 │ │ │ │ - eoreq r0, fp, r8, lsr r9 │ │ │ │ - ldrshteq r2, [r8], -r2 │ │ │ │ - andseq r8, r6, sl, lsl #16 │ │ │ │ - ldrsbteq r2, [r8], -r8 │ │ │ │ - andseq r8, r6, r4, lsr r8 │ │ │ │ - andseq r8, r6, sl, lsr #16 │ │ │ │ - andseq r8, r6, r6, lsr #16 │ │ │ │ - andseq r8, r6, ip, lsl r8 │ │ │ │ - andseq r8, r6, lr, lsl #25 │ │ │ │ - @ instruction: 0x001522f6 │ │ │ │ + andseq r8, r6, r4, lsr #24 │ │ │ │ + andseq r8, r6, r4, lsr #24 │ │ │ │ + eoreq r0, fp, ip, ror r8 │ │ │ │ + eoreq r0, fp, ip, lsr r8 │ │ │ │ + eorseq r2, r8, r2, ror #22 │ │ │ │ + andseq r8, r6, lr, lsl r7 │ │ │ │ + eorseq r2, r8, r8, asr #22 │ │ │ │ + andseq r8, r6, r8, asr #14 │ │ │ │ + andseq r8, r6, lr, lsr r7 │ │ │ │ + andseq r8, r6, sl, lsr r7 │ │ │ │ + andseq r8, r6, r0, lsr r7 │ │ │ │ + andseq r8, r6, r2, lsr #23 │ │ │ │ + andseq r2, r5, lr, lsr r2 │ │ │ │ ssatmi r9, #25, r1, lsl #22 │ │ │ │ strcs r9, [r0], -sp, lsl #20 │ │ │ │ ldmdavs r9, {r3, r8, sl, ip, pc} │ │ │ │ ldmdavs r0, {r8, r9, sp} │ │ │ │ @ instruction: 0xf0c4461a │ │ │ │ stmdacs r0, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ orrshi pc, sp, r0 │ │ │ │ @ instruction: 0x1604f8df │ │ │ │ eorscs sl, r1, #132, 26 @ 0x2100 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - svc 0x002ef769 │ │ │ │ + svc 0x0066f769 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ eorsls pc, r1, r5, lsl #17 │ │ │ │ - blpl 1138668 <__read_chk@plt+0x10d3294> │ │ │ │ + blpl 11385f8 <__read_chk@plt+0x10d3224> │ │ │ │ ldrtmi r6, [r8], -r7, lsr #16 │ │ │ │ ldrbcc pc, [r4, #2267] @ 0x8db @ │ │ │ │ ldrsbne pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ - cdp 7, 13, cr15, cr4, cr9, {3} │ │ │ │ + svc 0x000cf769 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - bls 31bba8 <__read_chk@plt+0x2b67d4> │ │ │ │ + bls 31bb38 <__read_chk@plt+0x2b6764> │ │ │ │ msrcc CPSR_fsc, fp @ │ │ │ │ vmov.i16 d22, #177 @ 0x00b1 │ │ │ │ @ instruction: 0xf8d81380 │ │ │ │ - blcs 103284 <__read_chk@plt+0x9deb0> │ │ │ │ + blcs 103214 <__read_chk@plt+0x9de40> │ │ │ │ cmnphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ movwpl lr, #2509 @ 0x9cd │ │ │ │ movwcs r4, #1592 @ 0x638 │ │ │ │ mcrr2 0, 11, pc, r4, cr15 @ │ │ │ │ strbmi r4, [r0], -r5, lsl #12 │ │ │ │ - blx fe6b75ba <__read_chk@plt+0xfe6521e6> │ │ │ │ + blx fe6b754a <__read_chk@plt+0xfe652176> │ │ │ │ cdpcs 8, 0, cr6, cr1, cr7, {1} │ │ │ │ ldcge 4, cr15, [r9, #508]! @ 0x1fc │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @ instruction: 0xf8da834b │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ stmdaeq r2, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0xf8df8156 │ │ │ │ strcs r6, [r0, #-1412] @ 0xfffffa7c │ │ │ │ @ instruction: 0x4638447e │ │ │ │ - ldcl 7, cr15, [r6, #420]! @ 0x1a4 │ │ │ │ + cdp 7, 2, cr15, cr14, cr9, {3} │ │ │ │ andscc r1, sp, #1081344 @ 0x108000 │ │ │ │ strbmi r4, [r2, #-1539] @ 0xfffff9fd │ │ │ │ ldrdcs fp, [r0, -r4] │ │ │ │ stmdacs r6, {r0, r8, sp} │ │ │ │ @ instruction: 0x2100bf98 │ │ │ │ - bl fe9a77ac <__read_chk@plt+0xfe9423d8> │ │ │ │ + bl fe9a773c <__read_chk@plt+0xfe942368> │ │ │ │ svcne 0x00410208 │ │ │ │ svclt 0x00cc4291 │ │ │ │ movwcs r1, #27267 @ 0x6a83 │ │ │ │ ldrbcs pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ ldmdbls r3, {r8, sl, sp} │ │ │ │ stmpl sl, {r3, r4, r5, r9, sl, lr} │ │ │ │ ldrmi r9, [r1], -r8, lsl #4 │ │ │ │ @@ -153553,429 +153525,429 @@ │ │ │ │ strls r2, [r1], -r4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ strcc pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf0c7447b │ │ │ │ ldrb pc, [r0, #-2097]! @ 0xfffff7cf @ │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ @ instruction: 0xf0ef1c69 │ │ │ │ - strtmi pc, [ip], -r3, asr #21 │ │ │ │ + strtmi pc, [ip], -fp, ror #20 │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ - bllt 1039344 <__read_chk@plt+0xfd3f70> │ │ │ │ + bllt 10392d4 <__read_chk@plt+0xfd3f00> │ │ │ │ strls r4, [r8, #-1720] @ 0xfffff948 │ │ │ │ - blcs 10cbcc <__read_chk@plt+0xa77f8> │ │ │ │ + blcs 10cb5c <__read_chk@plt+0xa7788> │ │ │ │ svcge 0x0074f47f │ │ │ │ strne pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ ldrmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - ldrtmi lr, [r9], -r6, lsr #23 │ │ │ │ + @ instruction: 0x4639ebde │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0082004 │ │ │ │ @ instruction: 0xf8d8fa87 │ │ │ │ - blcs 107374 <__read_chk@plt+0xa1fa0> │ │ │ │ + blcs 107304 <__read_chk@plt+0xa1f30> │ │ │ │ svcge 0x0062f47f │ │ │ │ svccs 0x00006827 │ │ │ │ rschi pc, r0, #0 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf8df2504 │ │ │ │ @ instruction: 0xf50364d8 │ │ │ │ ldrbtmi r5, [lr], #-832 @ 0xfffffcc0 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf1a3685b │ │ │ │ ldr r0, [r6, r2, lsl #16] │ │ │ │ - bvs 17e1fc0 <__read_chk@plt+0x177cbec> │ │ │ │ + bvs 17e1f50 <__read_chk@plt+0x177cb7c> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 326780 <__read_chk@plt+0x2c13ac> │ │ │ │ - blcs 115e18 <__read_chk@plt+0xb0a44> │ │ │ │ + blls 326710 <__read_chk@plt+0x2c133c> │ │ │ │ + blcs 115da8 <__read_chk@plt+0xb09d4> │ │ │ │ ldclge 4, cr15, [r1], #508 @ 0x1fc │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ svcge 0x0034f47f │ │ │ │ strtne pc, [r8], #2271 @ 0x8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 1e39168 <__read_chk@plt+0x1dd3d94> │ │ │ │ + bl fec390f8 <__read_chk@plt+0xfebd3d24> │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ - blx 16b73f0 <__read_chk@plt+0x165201c> │ │ │ │ - blt ff7793d0 <__read_chk@plt+0xff713ffc> │ │ │ │ + blx 16b7380 <__read_chk@plt+0x1651fac> │ │ │ │ + blt ff779360 <__read_chk@plt+0xff713f8c> │ │ │ │ @ instruction: 0xf0a44608 │ │ │ │ stmdacs r0, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ ldmibge sp, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ andscs r9, r2, ip, lsl #22 │ │ │ │ strcs pc, [r0], #2271 @ 0x8df │ │ │ │ - bl 1c3828 <__read_chk@plt+0x15e454> │ │ │ │ + bl 1c37b8 <__read_chk@plt+0x15e3e4> │ │ │ │ ldrbtmi r1, [sl], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0x360146b0 │ │ │ │ @ instruction: 0xf8df609a │ │ │ │ stmib r3, {r2, r4, r5, r6, sl, sp}^ │ │ │ │ ldrbtmi r0, [sl], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf7ff60da │ │ │ │ stmdbvs r8!, {r1, r3, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ - blx fedb7848 <__read_chk@plt+0xfed52474> │ │ │ │ + blx 17b77d8 <__read_chk@plt+0x1752404> │ │ │ │ @ instruction: 0xf7ff60a8 │ │ │ │ @ instruction: 0x2e00b995 │ │ │ │ - ldclge 6, cr15, [pc], #764 @ fb714 <__read_chk@plt+0x96340> │ │ │ │ + ldclge 6, cr15, [pc], #764 @ fb6a4 <__read_chk@plt+0x962d0> │ │ │ │ ldrbne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - ldc2 0, cr15, [r6, #924]! @ 0x39c │ │ │ │ - blcs 12204c <__read_chk@plt+0xbcc78> │ │ │ │ - bge fec78628 <__read_chk@plt+0xfec13254> │ │ │ │ - ldrbcc pc, [pc, #79]! @ fb47f <__read_chk@plt+0x960ab> @ │ │ │ │ + ldc2l 0, cr15, [lr, #-924] @ 0xfffffc64 │ │ │ │ + blcs 121fdc <__read_chk@plt+0xbcc08> │ │ │ │ + bge fec785b8 <__read_chk@plt+0xfec131e4> │ │ │ │ + ldrbcc pc, [pc, #79]! @ fb40f <__read_chk@plt+0x9603b> @ │ │ │ │ @ instruction: 0xf8d9e4f2 │ │ │ │ - bcs 103438 <__read_chk@plt+0x9e064> │ │ │ │ + bcs 1033c8 <__read_chk@plt+0x9dff4> │ │ │ │ adcshi pc, r1, r0 │ │ │ │ stmdacs r0, {r4, r6, fp, sp, lr} │ │ │ │ adchi pc, sp, r0 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalscs pc, sp, r2, r8 @ │ │ │ │ @ instruction: 0xf1400692 │ │ │ │ @ instruction: 0xf8df8188 │ │ │ │ @ instruction: 0x4618141c │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl a39208 <__read_chk@plt+0x9d3e34> │ │ │ │ + bl 1839198 <__read_chk@plt+0x17d3dc4> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx 2b7490 <__read_chk@plt+0x2520bc> │ │ │ │ + blx 2b7420 <__read_chk@plt+0x25204c> │ │ │ │ ldmdblt pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ strcs pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf8519913 │ │ │ │ @ instruction: 0xf8daa002 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ ldrbeq r2, [r0, sp, lsr #2] │ │ │ │ cmpphi r7, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - bls 5ce44c <__read_chk@plt+0x569078> │ │ │ │ + bls 5ce3dc <__read_chk@plt+0x569008> │ │ │ │ @ instruction: 0x463058d6 │ │ │ │ - @ instruction: 0xf94af0f7 │ │ │ │ + @ instruction: 0xf8f2f0f7 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fsc, r3 @ │ │ │ │ @ instruction: 0xf10007d9 │ │ │ │ ldrtmi r8, [r0], -r2, asr #2 │ │ │ │ - @ instruction: 0xff08f107 │ │ │ │ + cdp2 1, 11, cr15, cr0, cr7, {0} │ │ │ │ @ instruction: 0xf7ff60e8 │ │ │ │ - blls 76999c <__read_chk@plt+0x7045c8> │ │ │ │ + blls 76992c <__read_chk@plt+0x704558> │ │ │ │ stmdblt fp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andcs r4, r0, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0xf0bf4629 │ │ │ │ - blmi ffc3a088 <__read_chk@plt+0xffbd4cb4> │ │ │ │ + blmi ffc3a018 <__read_chk@plt+0xffbd4c44> │ │ │ │ ldmpl r7, {r0, r1, r4, r9, fp, ip, pc}^ │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {1} │ │ │ │ teqphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r8, {r0, r4, r8, r9, fp, ip, pc} │ │ │ │ mcr2 0, 0, pc, cr4, cr11, {4} @ │ │ │ │ tstpvs r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0c74630 │ │ │ │ strb pc, [sp], #-3299 @ 0xfffff31d @ │ │ │ │ ldmdavs fp, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi ff99ba14 <__read_chk@plt+0xff936640> │ │ │ │ + blmi ff99b9a4 <__read_chk@plt+0xff9365d0> │ │ │ │ ldmpl r3, {r0, r1, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff930b │ │ │ │ stmibmi r0!, {r0, r6, r9, fp, ip, sp, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - @ instruction: 0xf084ead0 │ │ │ │ + @ instruction: 0xf084eb08 │ │ │ │ @ instruction: 0xf7fffacd │ │ │ │ strbmi fp, [r0], -r7, lsr #22 │ │ │ │ - ldcl 7, cr15, [r0], {105} @ 0x69 │ │ │ │ + stc 7, cr15, [r8, #-420] @ 0xfffffe5c │ │ │ │ addmi r4, r4, #2097152 @ 0x200000 │ │ │ │ andhi pc, r4, #192, 4 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ andsls r4, r6, #68157440 @ 0x4100000 │ │ │ │ @ instruction: 0xf7696818 │ │ │ │ - @ instruction: 0xf8dbedbe │ │ │ │ - bls 687538 <__read_chk@plt+0x622164> │ │ │ │ + @ instruction: 0xf8dbedf6 │ │ │ │ + bls 6874c8 <__read_chk@plt+0x6220f4> │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ @ instruction: 0xf7ff5499 │ │ │ │ - vldr d11, [pc, #344] @ fb69c <__read_chk@plt+0x962c8> │ │ │ │ + vldr d11, [pc, #344] @ fb62c <__read_chk@plt+0x96258> │ │ │ │ @ instruction: 0xf0237bbe │ │ │ │ stmibmi pc, {r0, r1, r2, r3, r4, r8, r9}^ @ │ │ │ │ ldrbtmi r6, [r9], #-1315 @ 0xfffffadd │ │ │ │ - blvc 2b6b54 <__read_chk@plt+0x251780> │ │ │ │ + blvc 2b6ae4 <__read_chk@plt+0x251710> │ │ │ │ eorne pc, r8, lr, asr #17 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ andsls r8, r6, #1073741830 @ 0x40000006 │ │ │ │ andsls r2, pc, #536870912 @ 0x20000000 │ │ │ │ str r2, [r9, #-515] @ 0xfffffdfd │ │ │ │ ldrbtmi r4, [fp], #-3016 @ 0xfffff438 │ │ │ │ cdpmi 6, 12, cr14, cr8, cr12, {4} │ │ │ │ ldrbtmi r2, [lr], #-1284 @ 0xfffffafc │ │ │ │ stmibmi r7, {r0, r3, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b fe6b9324 <__read_chk@plt+0xfe653f50> │ │ │ │ + b ff4b92b4 <__read_chk@plt+0xff453ee0> │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xf978f008 │ │ │ │ andcs r4, r1, r2, asr #19 │ │ │ │ @ instruction: 0xf0e74479 │ │ │ │ - @ instruction: 0x4638fcfd │ │ │ │ - blx 6b78b8 <__read_chk@plt+0x6524e4> │ │ │ │ + ldrtmi pc, [r8], -r5, lsr #25 @ │ │ │ │ + blx 6b7848 <__read_chk@plt+0x652474> │ │ │ │ @ instruction: 0xf0bfe746 │ │ │ │ msrvs (UNDEF: 56), pc │ │ │ │ stmialt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ rsbsle r2, r0, r0, lsl #20 │ │ │ │ - bge fe20dc9c <__read_chk@plt+0xfe1a88c8> │ │ │ │ + bge fe20dc2c <__read_chk@plt+0xfe1a8858> │ │ │ │ ldcmi 8, cr4, [ip, #748]! @ 0x2ec │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrbtmi ip, [r8], #-752 @ 0xfffffd10 │ │ │ │ ldrbtmi r4, [ip], #1149 @ 0x47d │ │ │ │ ldmibmi sl!, {r0, r1, r2, r8, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 1d39370 <__read_chk@plt+0x1cd3f9c> │ │ │ │ + b feb39300 <__read_chk@plt+0xfead3f2c> │ │ │ │ @ instruction: 0x4601ab91 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ movwls r4, #42520 @ 0xa618 │ │ │ │ - b 1eb9380 <__read_chk@plt+0x1e53fac> │ │ │ │ + b fecb9310 <__read_chk@plt+0xfec53f3c> │ │ │ │ stmdblt r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-2995 @ 0xfffff44d │ │ │ │ ldmdacs sl!, {r0, r4, r8, sl, sp, lr, pc}^ │ │ │ │ ldcge 4, cr15, [r5, #252] @ 0xfc │ │ │ │ ldrbtmi r4, [fp], #-2993 @ 0xfffff44f │ │ │ │ @ instruction: 0xf0056d1d │ │ │ │ @ instruction: 0xf0050904 │ │ │ │ @ instruction: 0x93250302 │ │ │ │ movweq pc, #32773 @ 0x8005 @ │ │ │ │ stmibmi sp!, {r2, r5, r8, r9, ip, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - blls a75f50 <__read_chk@plt+0xa10b7c> │ │ │ │ + blls a75fc0 <__read_chk@plt+0xa10bec> │ │ │ │ ldmdblt fp, {r5, ip, pc}^ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ rschi pc, sl, r0, asr #32 │ │ │ │ - blcs 1222b0 <__read_chk@plt+0xbcedc> │ │ │ │ + blcs 122240 <__read_chk@plt+0xbce6c> │ │ │ │ bichi pc, r0, r0, asr #32 │ │ │ │ ldrbtmi r4, [fp], #-2981 @ 0xfffff45b │ │ │ │ rsc r4, r9, sl, lsl r6 │ │ │ │ andcs r4, r5, #164, 18 @ 0x290000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b fb93dc <__read_chk@plt+0xf54008> │ │ │ │ + b 1db936c <__read_chk@plt+0x1d53f98> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x81b7f040 │ │ │ │ - blcs 1222d4 <__read_chk@plt+0xbcf00> │ │ │ │ + blcs 122264 <__read_chk@plt+0xbce90> │ │ │ │ eorshi pc, ip, #0 │ │ │ │ - blmi fe8ce0c4 <__read_chk@plt+0xfe868cf0> │ │ │ │ + blmi fe8ce054 <__read_chk@plt+0xfe868c80> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ sbcs r4, ip, r1, lsl r6 │ │ │ │ @ instruction: 0xf1049c08 │ │ │ │ @ instruction: 0xf0fe0010 │ │ │ │ - @ instruction: 0xf8d9ffaf │ │ │ │ + @ instruction: 0xf8d9ff57 │ │ │ │ ldmdavs r8, {ip, sp}^ │ │ │ │ @ instruction: 0xf93cf059 │ │ │ │ @ instruction: 0x61209b1d │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0x9c08aa91 │ │ │ │ andeq pc, r8, r4, lsl #2 │ │ │ │ - blx ff8b7a34 <__read_chk@plt+0xff852660> │ │ │ │ + blx fe2b79c4 <__read_chk@plt+0xfe2525f0> │ │ │ │ @ instruction: 0xf10f6920 │ │ │ │ - adcvs pc, r0, r7, ror r9 @ │ │ │ │ - blt fe2b9684 <__read_chk@plt+0xfe2542b0> │ │ │ │ + adcvs pc, r0, pc, lsl r9 @ │ │ │ │ + blt fe2b9614 <__read_chk@plt+0xfe254240> │ │ │ │ ldrbtmi r4, [fp], #-2960 @ 0xfffff470 │ │ │ │ - bmi fe534a58 <__read_chk@plt+0xfe4cf684> │ │ │ │ + bmi fe5349e8 <__read_chk@plt+0xfe4cf614> │ │ │ │ ldmmi r1, {r4, r7, r8, fp, lr} │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi ip, [r9], #-580 @ 0xfffffdbc │ │ │ │ @ instruction: 0x46154478 │ │ │ │ ldr r4, [r6], #1276 @ 0x4fc │ │ │ │ - bge fe20dce0 <__read_chk@plt+0xfe1a890c> │ │ │ │ + bge fe20dc70 <__read_chk@plt+0xfe1a889c> │ │ │ │ @ instruction: 0xf8df488e │ │ │ │ ldrbtmi ip, [r9], #-572 @ 0xfffffdc4 │ │ │ │ @ instruction: 0x460d4478 │ │ │ │ str r4, [ip], #1276 @ 0x4fc │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdeq pc, [ip], #131 @ 0x83 @ │ │ │ │ - ldc2l 1, cr15, [ip, #28]! │ │ │ │ + stc2 1, cr15, [r4, #28]! │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ - blx fedb7a8c <__read_chk@plt+0xfed526b8> │ │ │ │ + blx 17b7a1c <__read_chk@plt+0x1752648> │ │ │ │ @ instruction: 0xf7ff6026 │ │ │ │ - bmi fe22a40c <__read_chk@plt+0xfe1c5038> │ │ │ │ + bmi fe22a39c <__read_chk@plt+0xfe1c4fc8> │ │ │ │ ldcvs 4, cr4, [r3, #-488] @ 0xfffffe18 │ │ │ │ stmdbeq r4, {r0, r1, ip, sp, lr, pc} │ │ │ │ svclt 0x004c07d9 │ │ │ │ streq pc, [r1, #-35] @ 0xffffffdd │ │ │ │ streq pc, [r1, #-67] @ 0xffffffbd │ │ │ │ @ instruction: 0xf0036515 │ │ │ │ @ instruction: 0xf0030202 │ │ │ │ eorls r0, r5, #8, 6 @ 0x20000000 │ │ │ │ str r9, [r0, r4, lsr #6] │ │ │ │ - blhi 975e78 <__read_chk@plt+0x910aa4> │ │ │ │ + blhi 975e08 <__read_chk@plt+0x910a34> │ │ │ │ ldrdls pc, [ip], sp │ │ │ │ - bllt 2f9708 <__read_chk@plt+0x294334> │ │ │ │ + bllt 2f9698 <__read_chk@plt+0x2942c4> │ │ │ │ andcs r4, r1, #120, 22 @ 0x1e000 │ │ │ │ vabd.s8 d9, d13, d1 │ │ │ │ ldrbtmi r2, [fp], #-19 @ 0xffffffed │ │ │ │ @ instruction: 0x232f9300 │ │ │ │ @ instruction: 0xf7694619 │ │ │ │ - @ instruction: 0xf8daebda │ │ │ │ + @ instruction: 0xf8daec12 │ │ │ │ stmdavs r7!, {ip, sp} │ │ │ │ - blpl 1138b38 <__read_chk@plt+0x10d3764> │ │ │ │ + blpl 1138ac8 <__read_chk@plt+0x10d36f4> │ │ │ │ eorsls pc, r1, r5, lsl #17 │ │ │ │ andcs lr, r0, #666894336 @ 0x27c00000 │ │ │ │ @ instruction: 0x461021de │ │ │ │ - @ instruction: 0xf8a4f104 │ │ │ │ + @ instruction: 0xf84cf104 │ │ │ │ @ instruction: 0x4618e6b7 │ │ │ │ bicscs r2, lr, r1, lsl #4 │ │ │ │ - @ instruction: 0xf89ef104 │ │ │ │ + @ instruction: 0xf846f104 │ │ │ │ stmdbmi sl!, {r1, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - ldc2 0, cr15, [lr], {231} @ 0xe7 │ │ │ │ - blcs 12237c <__read_chk@plt+0xbcfa8> │ │ │ │ + blx ff2b7a82 <__read_chk@plt+0xff2526ae> │ │ │ │ + blcs 12230c <__read_chk@plt+0xbcf38> │ │ │ │ ldmdbge r5, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ee4620 │ │ │ │ - @ instruction: 0xf7fffa6b │ │ │ │ + @ instruction: 0xf7fffa13 │ │ │ │ @ instruction: 0xf059b985 │ │ │ │ msrvs CPSR_f, fp @ │ │ │ │ svclt 0x00e1f7fe │ │ │ │ svcne 0x00d04961 │ │ │ │ addsmi pc, pc, #813694976 @ 0x30800000 │ │ │ │ rsbscc r4, r9, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - strbt lr, [fp], #-3222 @ 0xfffff36a │ │ │ │ - bls 5ce4fc <__read_chk@plt+0x569128> │ │ │ │ + strbt lr, [fp], #-3278 @ 0xfffff332 │ │ │ │ + bls 5ce48c <__read_chk@plt+0x5690b8> │ │ │ │ movwls r5, #47315 @ 0xb8d3 │ │ │ │ ldmlt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strcs r9, [r0], #-2587 @ 0xfffff5e5 │ │ │ │ stmib r0, {r8, sl, sp}^ │ │ │ │ stmib r0, {r2, r3, r9, sp}^ │ │ │ │ andcs r4, r2, #41943040 @ 0x2800000 │ │ │ │ andcs r9, r4, #-268435455 @ 0xf0000001 │ │ │ │ @ instruction: 0xf7ff9216 │ │ │ │ @ instruction: 0x4611bbb7 │ │ │ │ tstls r6, pc, lsl r2 │ │ │ │ @ instruction: 0xf7ff2202 │ │ │ │ - blmi 15aa744 <__read_chk@plt+0x1545370> │ │ │ │ + blmi 15aa6d4 <__read_chk@plt+0x1545300> │ │ │ │ ldr r4, [r2], #1147 @ 0x47b │ │ │ │ ldrbtmi r4, [r9], #-2385 @ 0xfffff6af │ │ │ │ ldmdbmi r1, {r7, sl, sp, lr, pc}^ │ │ │ │ ldrbt r4, [r1], #-1145 @ 0xfffffb87 │ │ │ │ ldrbtmi r4, [r8], #-2128 @ 0xfffff7b0 │ │ │ │ - blmi 1534954 <__read_chk@plt+0x14cf580> │ │ │ │ + blmi 15348e4 <__read_chk@plt+0x14cf510> │ │ │ │ stmdbeq r2, {r0, r2, r5, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #1294336 @ 0x13c000 │ │ │ │ andcs r4, r0, fp, ror r4 │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf0059050 │ │ │ │ strbmi r0, [sp], -r8, lsl #6 │ │ │ │ @ instruction: 0xf7699324 │ │ │ │ - eorls lr, r0, r0, ror #18 │ │ │ │ - blcs 122484 <__read_chk@plt+0xbd0b0> │ │ │ │ + mlals r0, r8, r9, lr │ │ │ │ + blcs 122414 <__read_chk@plt+0xbd040> │ │ │ │ tstphi r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bmi 130e518 <__read_chk@plt+0x12a9144> │ │ │ │ + bmi 130e4a8 <__read_chk@plt+0x12a90d4> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf10006e9 │ │ │ │ stmdami r6, {r1, r2, r6, r7, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-2374 @ 0xfffff6ba │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcge 1, cr3, [r4, #12] │ │ │ │ movwls r9, #2848 @ 0xb20 │ │ │ │ stmib sp, {r1, r2, r3, r4, r8, r9, sp}^ │ │ │ │ ldrmi r0, [r9], -r1, lsl #4 │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ - bl 16b95cc <__read_chk@plt+0x16541f8> │ │ │ │ + bl fe4b955c <__read_chk@plt+0xfe454188> │ │ │ │ andcs r4, r0, #64512 @ 0xfc00 │ │ │ │ eorcs pc, sp, #9240576 @ 0x8d0000 │ │ │ │ ldcvs 4, cr4, [fp, #-492] @ 0xfffffe14 │ │ │ │ - bllt ff0f9834 <__read_chk@plt+0xff094460> │ │ │ │ + bllt ff0f97c4 <__read_chk@plt+0xff0943f0> │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - eoreq r2, r1, lr, lsl r6 │ │ │ │ - eoreq r0, fp, r8, ror r6 │ │ │ │ + eoreq r2, r1, r2, lsr r5 │ │ │ │ + eoreq r0, fp, ip, ror r5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001684b6 │ │ │ │ - andseq r8, r6, r8, ror sl │ │ │ │ - andseq r8, r6, r4, ror #20 │ │ │ │ - @ instruction: 0x001689d8 │ │ │ │ - andseq r8, r6, r6, lsr r8 │ │ │ │ - andseq r3, r8, sl, asr sp │ │ │ │ - andseq pc, r5, r6, lsr sp @ │ │ │ │ - andseq r1, r6, r2, lsl #13 │ │ │ │ - andseq r8, r6, r6, lsr #18 │ │ │ │ - andseq r8, r6, lr, lsl #15 │ │ │ │ + andseq r8, r6, sl, asr #7 │ │ │ │ + andseq r8, r6, ip, lsl #19 │ │ │ │ + andseq r8, r6, r8, ror r9 │ │ │ │ + andseq r8, r6, ip, ror #17 │ │ │ │ + andseq r8, r6, sl, asr #14 │ │ │ │ + andseq r3, r8, lr, ror #24 │ │ │ │ + andseq pc, r5, sl, asr #24 │ │ │ │ + mulseq r6, r6, r5 │ │ │ │ + andseq r8, r6, sl, lsr r8 │ │ │ │ + andseq r8, r6, r2, lsr #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - andseq r1, r6, r8, ror r5 │ │ │ │ - @ instruction: 0x00157fde │ │ │ │ - andseq pc, r5, r6, ror #4 │ │ │ │ - andseq r8, r6, r2, asr r6 │ │ │ │ - @ instruction: 0x001687da │ │ │ │ - andseq r8, r6, r4, ror #15 │ │ │ │ - andseq r8, r6, r0, lsl #12 │ │ │ │ - eoreq ip, sl, sl, ror #13 │ │ │ │ - eoreq r4, r8, ip, lsl #22 │ │ │ │ - andseq r3, fp, sl, lsr #1 │ │ │ │ - andseq r8, r6, r6, ror r6 │ │ │ │ - eoreq r0, fp, lr, asr r3 │ │ │ │ - eorseq r2, r8, sl, ror #10 │ │ │ │ - andseq r8, r6, r0, lsr r4 │ │ │ │ - eoreq r0, fp, sl, lsl r3 │ │ │ │ - andseq r8, r6, r2, ror #5 │ │ │ │ - strdeq r0, [fp], -r4 @ │ │ │ │ - eoreq fp, sl, sl, ror #19 │ │ │ │ - @ instruction: 0x001681fa │ │ │ │ - eoreq r0, fp, ip, lsr #5 │ │ │ │ - andseq r8, r6, sl, lsl r5 │ │ │ │ - eoreq ip, sl, r8, lsl #12 │ │ │ │ - andseq r2, fp, r8, asr #31 │ │ │ │ - mlaeq fp, r2, r2, r0 │ │ │ │ - strdeq ip, [sl], -r4 @ │ │ │ │ - @ instruction: 0x001b2fb4 │ │ │ │ - eorseq r2, r8, ip, ror r4 │ │ │ │ - @ instruction: 0x00159bde │ │ │ │ + andseq r1, r6, ip, lsl #9 │ │ │ │ + @ instruction: 0x00157ef2 │ │ │ │ + andseq pc, r5, sl, ror r1 @ │ │ │ │ + andseq r8, r6, r6, ror #10 │ │ │ │ + andseq r8, r6, lr, ror #13 │ │ │ │ + @ instruction: 0x001686f8 │ │ │ │ + andseq r8, r6, r4, lsl r5 │ │ │ │ + eoreq ip, sl, lr, ror #11 │ │ │ │ + eoreq r4, r8, r0, lsr #20 │ │ │ │ + @ instruction: 0x001b2fbe │ │ │ │ andseq r8, r6, sl, lsl #11 │ │ │ │ - andseq r8, r6, r4, asr r5 │ │ │ │ + eoreq r0, fp, r2, ror #4 │ │ │ │ + ldrsbteq r2, [r8], -sl │ │ │ │ + andseq r8, r6, r4, asr #6 │ │ │ │ + eoreq r0, fp, lr, lsl r2 │ │ │ │ + @ instruction: 0x001681f6 │ │ │ │ + strdeq r0, [fp], -r8 @ │ │ │ │ + eoreq fp, sl, lr, ror #17 │ │ │ │ + andseq r8, r6, lr, lsl #2 │ │ │ │ + strhteq r0, [fp], -r0 │ │ │ │ + andseq r8, r6, lr, lsr #8 │ │ │ │ + eoreq ip, sl, ip, lsl #10 │ │ │ │ + @ instruction: 0x001b2edc │ │ │ │ + mlaeq fp, r6, r1, r0 │ │ │ │ + strdeq ip, [sl], -r8 @ │ │ │ │ + andseq r2, fp, r8, asr #29 │ │ │ │ + eorseq r2, r8, ip, ror #9 │ │ │ │ + @ instruction: 0x00159af2 │ │ │ │ + mulseq r6, lr, r4 │ │ │ │ + andseq r8, r6, r8, ror #8 │ │ │ │ andeq r1, r0, r4, lsl r0 │ │ │ │ - andseq r8, r6, ip, asr #2 │ │ │ │ - andseq r8, r6, r2, lsr r1 │ │ │ │ - andseq r8, r6, ip, lsl r1 │ │ │ │ - andseq r8, r6, r2, lsl #2 │ │ │ │ - eorseq r2, r8, r0, lsl #7 │ │ │ │ - andseq r8, r6, ip, asr r2 │ │ │ │ - eoreq r0, fp, r4, asr #2 │ │ │ │ - andseq r4, r7, lr, ror #28 │ │ │ │ - andseq fp, r6, sl, ror ip │ │ │ │ - andseq r8, r6, r0, lsl #2 │ │ │ │ - eorseq r2, r8, r8, lsr #6 │ │ │ │ + andseq r8, r6, r0, rrx │ │ │ │ + andseq r8, r6, r6, asr #32 │ │ │ │ + andseq r8, r6, r0, lsr r0 │ │ │ │ + andseq r8, r6, r6, lsl r0 │ │ │ │ + ldrshteq r2, [r8], -r0 │ │ │ │ + andseq r8, r6, r0, ror r1 │ │ │ │ + eoreq r0, fp, r8, asr #32 │ │ │ │ + andseq r4, r7, r2, lsl #27 │ │ │ │ + andseq fp, r6, lr, lsl #23 │ │ │ │ + andseq r8, r6, r4, lsl r0 │ │ │ │ + mlaseq r8, r8, r3, r2 │ │ │ │ @ instruction: 0xf8db1c51 │ │ │ │ andsls r0, r6, #0 │ │ │ │ - @ instruction: 0xffc6f0ee │ │ │ │ + @ instruction: 0xff6ef0ee │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ ldrb r9, [r1, #2582]! @ 0xa16 │ │ │ │ andcs r4, r5, #132, 18 @ 0x210000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldm r0!, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r8!, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xff92f007 │ │ │ │ - blt 1879958 <__read_chk@plt+0x1814584> │ │ │ │ + blt 18798e8 <__read_chk@plt+0x1814514> │ │ │ │ ldrbtmi r4, [fp], #-2942 @ 0xfffff482 │ │ │ │ @ instruction: 0xf0156d1d │ │ │ │ @ instruction: 0xd12c0920 │ │ │ │ @ instruction: 0xf47f2864 │ │ │ │ ldmdbmi fp!, {r1, r6, r9, sl, fp, sp, pc}^ │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ ldceq 0, cr15, [ip], #-276 @ 0xfffffeec │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf769c050 │ │ │ │ - mlals r0, r6, r8, lr │ │ │ │ + eorls lr, r0, lr, asr #17 │ │ │ │ @ instruction: 0xf10007a8 │ │ │ │ - blmi 1e5bc88 <__read_chk@plt+0x1df68b4> │ │ │ │ + blmi 1e5bc18 <__read_chk@plt+0x1df6844> │ │ │ │ ldrbtmi r4, [fp], #-2677 @ 0xfffff58b │ │ │ │ ldmdami r5!, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-2421 @ 0xfffff68b │ │ │ │ @ instruction: 0xe7384479 │ │ │ │ ldrbtmi r4, [fp], #-2932 @ 0xfffff48c │ │ │ │ - bllt df99a0 <__read_chk@plt+0xd945cc> │ │ │ │ - bmi 1e0e774 <__read_chk@plt+0x1da93a0> │ │ │ │ + bllt df9930 <__read_chk@plt+0xd9455c> │ │ │ │ + bmi 1e0e704 <__read_chk@plt+0x1da9330> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ - blls a35650 <__read_chk@plt+0x9d027c> │ │ │ │ + blls a355e0 <__read_chk@plt+0x9d020c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blmi 1d5bbe0 <__read_chk@plt+0x1cf680c> │ │ │ │ + blmi 1d5bb70 <__read_chk@plt+0x1cf679c> │ │ │ │ ldrbtmi r4, [fp], #-2673 @ 0xfffff58f │ │ │ │ @ instruction: 0x4619447a │ │ │ │ stmdacc r4!, {r0, r2, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf63f2814 │ │ │ │ movwge sl, #11796 @ 0x2e14 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ @@ -153996,162 +153968,162 @@ │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ @ instruction: 0xfffffc1f │ │ │ │ andeq r0, r0, pc, asr r0 │ │ │ │ - bmi 16ce784 <__read_chk@plt+0x16693b0> │ │ │ │ + bmi 16ce714 <__read_chk@plt+0x1669340> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf085e6e6 │ │ │ │ @ instruction: 0xf0150502 │ │ │ │ cmnle r2, r2 │ │ │ │ andcs r4, r5, #84992 @ 0x14c00 │ │ │ │ @ instruction: 0xf0054953 │ │ │ │ ldrbtmi r0, [fp], #-2308 @ 0xfffff6fc │ │ │ │ ldrvs r4, [sp, #-1145] @ 0xfffffb87 │ │ │ │ movweq pc, #32773 @ 0x8005 @ │ │ │ │ @ instruction: 0xf7699324 │ │ │ │ - eorls lr, r0, ip, lsr #16 │ │ │ │ + eorls lr, r0, r4, ror #16 │ │ │ │ @ instruction: 0xf085e5dc │ │ │ │ @ instruction: 0xf0130308 │ │ │ │ eorls r0, r4, #8, 4 @ 0x80000000 │ │ │ │ - bmi 13eff48 <__read_chk@plt+0x138ab74> │ │ │ │ + bmi 13efed8 <__read_chk@plt+0x138ab04> │ │ │ │ stmdbeq r4, {r0, r1, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [sl], #-1565 @ 0xfffff9e3 │ │ │ │ @ instruction: 0xf0036513 │ │ │ │ eorls r0, r5, #536870912 @ 0x20000000 │ │ │ │ - blmi 12f5188 <__read_chk@plt+0x128fdb4> │ │ │ │ + blmi 12f5118 <__read_chk@plt+0x128fd44> │ │ │ │ ldreq pc, [r0, #-133] @ 0xffffff7b │ │ │ │ ldrvs r4, [sp, #-1147] @ 0xfffffb85 │ │ │ │ @ instruction: 0xf085e5b5 │ │ │ │ @ instruction: 0xf0150504 │ │ │ │ @ instruction: 0xf47f0904 │ │ │ │ - blmi 11a750c <__read_chk@plt+0x1142138> │ │ │ │ + blmi 11a749c <__read_chk@plt+0x11420c8> │ │ │ │ stmdbmi r2, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ ldrvs r4, [sp, #-1145] @ 0xfffffb87 │ │ │ │ movweq pc, #32773 @ 0x8005 @ │ │ │ │ @ instruction: 0xf7699324 │ │ │ │ - streq lr, [fp, r2, lsl #16]! │ │ │ │ + @ instruction: 0x07abe83a │ │ │ │ @ instruction: 0xf57f9020 │ │ │ │ ldmdbmi ip!, {r0, r2, r4, r5, r7, r8, sl, fp, sp, pc} │ │ │ │ andcs r4, r5, #72, 12 @ 0x4800000 │ │ │ │ - @ instruction: 0xf7684479 │ │ │ │ - ldr lr, [pc, #4088]! @ fcab8 <__read_chk@plt+0x976e4> │ │ │ │ + @ instruction: 0xf7694479 │ │ │ │ + ldr lr, [pc, #2096]! @ fc280 <__read_chk@plt+0x96eac> │ │ │ │ ldrbtmi r4, [fp], #-2873 @ 0xfffff4c7 │ │ │ │ @ instruction: 0x4619461a │ │ │ │ - blmi f35550 <__read_chk@plt+0xed017c> │ │ │ │ + blmi f354e0 <__read_chk@plt+0xed010c> │ │ │ │ ldmdbmi r9!, {r3, r4, r5, r9, fp, lr} │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xe69a4479 │ │ │ │ ldrsbgt pc, [ip], #143 @ 0x8f @ │ │ │ │ ldmdbmi r7!, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r2, [ip], #0 │ │ │ │ streq pc, [r2, #-35] @ 0xffffffdd │ │ │ │ @ instruction: 0x93244479 │ │ │ │ subspl pc, r0, ip, asr #17 │ │ │ │ - svc 0x00dcf768 │ │ │ │ + ldmda r4, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorls r9, r0, r4, lsr #22 │ │ │ │ @ instruction: 0xf57f075a │ │ │ │ - blmi d2784c <__read_chk@plt+0xcc2478> │ │ │ │ + blmi d277dc <__read_chk@plt+0xcc2408> │ │ │ │ ldrbtmi r4, [fp], #-2608 @ 0xfffff5d0 │ │ │ │ @ instruction: 0xe67b447a │ │ │ │ andcs r4, r5, #770048 @ 0xbc000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - svc 0x00ccf768 │ │ │ │ - bmi c8e7cc <__read_chk@plt+0xc293f8> │ │ │ │ + stmda r4, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + bmi c8e75c <__read_chk@plt+0xc29388> │ │ │ │ ldrbtmi r4, [fp], #-2350 @ 0xfffff6d2 │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - blmi c754f8 <__read_chk@plt+0xc10124> │ │ │ │ + blmi c75488 <__read_chk@plt+0xc100b4> │ │ │ │ pushmi {r0, r2, r9, sp} │ │ │ │ ldrbtmi r2, [fp], #-0 │ │ │ │ streq pc, [ip, #-37] @ 0xffffffdb │ │ │ │ ldrvs r4, [sp, #-1145] @ 0xfffffb87 │ │ │ │ - svc 0x00baf768 │ │ │ │ + svc 0x00f2f768 │ │ │ │ andcs r4, r5, #671744 @ 0xa4000 │ │ │ │ andcs r9, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xf7684479 │ │ │ │ - blmi af7a18 <__read_chk@plt+0xa92644> │ │ │ │ + blmi af7a88 <__read_chk@plt+0xa926b4> │ │ │ │ @ instruction: 0x461a447b │ │ │ │ @ instruction: 0xe65e4619 │ │ │ │ - svc 0x0034f768 │ │ │ │ - andseq r8, r6, lr, ror #7 │ │ │ │ - ldrshteq r2, [r8], -sl │ │ │ │ - andseq r8, r6, r0, asr #1 │ │ │ │ - eoreq fp, sl, sl, lsr #13 │ │ │ │ - @ instruction: 0x00174cdc │ │ │ │ - andseq fp, r6, lr, ror #21 │ │ │ │ - andseq r7, r6, r4, lsl #31 │ │ │ │ - eoreq pc, sl, r2, lsr #31 │ │ │ │ - mlaeq sl, r0, r6, fp │ │ │ │ - mlaeq sl, r6, pc, pc @ │ │ │ │ - eoreq pc, sl, r6, lsl #31 │ │ │ │ - @ instruction: 0x00174cb0 │ │ │ │ - eoreq fp, sl, ip, lsl #12 │ │ │ │ - andseq r4, r7, lr, lsr ip │ │ │ │ - eorseq r2, r8, r2, lsl r1 │ │ │ │ - @ instruction: 0x00167ff0 │ │ │ │ - eorseq r2, r8, sl, ror #1 │ │ │ │ - ldrsbteq r2, [r8], -r8 │ │ │ │ - ldrhteq r2, [r8], -lr │ │ │ │ - mulseq r6, ip, pc @ │ │ │ │ - andseq r7, r6, ip, asr lr │ │ │ │ - eoreq pc, sl, lr, ror lr @ │ │ │ │ - eoreq fp, sl, r8, ror #10 │ │ │ │ - mulseq r7, sl, fp │ │ │ │ - eoreq pc, sl, ip, ror #28 │ │ │ │ - eorseq r2, r8, r6, ror r0 │ │ │ │ - andseq r7, r6, r0, asr pc │ │ │ │ - eoreq fp, sl, r6, lsr r5 │ │ │ │ - andseq r4, r7, r8, ror #22 │ │ │ │ - andseq r7, r6, r6, lsl #28 │ │ │ │ - eoreq fp, sl, lr, lsl r5 │ │ │ │ - andseq r4, r7, r0, asr fp │ │ │ │ - eoreq pc, sl, r2, lsr #28 │ │ │ │ - eorseq r2, r8, lr, lsr #32 │ │ │ │ - andseq r7, r6, r8, lsl #30 │ │ │ │ - @ instruction: 0x00167dd4 │ │ │ │ - strdeq pc, [sl], -r8 @ │ │ │ │ + svc 0x006cf768 │ │ │ │ + andseq r8, r6, r2, lsl #6 │ │ │ │ + eorseq r2, r8, sl, ror #4 │ │ │ │ + @ instruction: 0x00167fd4 │ │ │ │ + eoreq fp, sl, lr, lsr #11 │ │ │ │ + @ instruction: 0x00174bf0 │ │ │ │ + andseq fp, r6, r2, lsl #20 │ │ │ │ + mulseq r6, r8, lr │ │ │ │ + eoreq pc, sl, r6, lsr #29 │ │ │ │ + mlaeq sl, r4, r5, fp │ │ │ │ + mlaeq sl, sl, lr, pc @ │ │ │ │ + eoreq pc, sl, sl, lsl #29 │ │ │ │ + andseq r4, r7, r4, asr #23 │ │ │ │ + eoreq fp, sl, r0, lsl r5 │ │ │ │ + andseq r4, r7, r2, asr fp │ │ │ │ + eorseq r2, r8, r2, lsl #3 │ │ │ │ + andseq r7, r6, r4, lsl #30 │ │ │ │ + eorseq r2, r8, sl, asr r1 │ │ │ │ + eorseq r2, r8, r8, asr #2 │ │ │ │ + eorseq r2, r8, lr, lsr #2 │ │ │ │ + @ instruction: 0x00167eb0 │ │ │ │ + andseq r7, r6, r0, ror sp │ │ │ │ + eoreq pc, sl, r2, lsl #27 │ │ │ │ + eoreq fp, sl, ip, ror #8 │ │ │ │ + andseq r4, r7, lr, lsr #21 │ │ │ │ + eoreq pc, sl, r0, ror sp @ │ │ │ │ + eorseq r2, r8, r6, ror #1 │ │ │ │ + andseq r7, r6, r4, ror #28 │ │ │ │ + eoreq fp, sl, sl, lsr r4 │ │ │ │ + andseq r4, r7, ip, ror sl │ │ │ │ + andseq r7, r6, sl, lsl sp │ │ │ │ + eoreq fp, sl, r2, lsr #8 │ │ │ │ + andseq r4, r7, r4, ror #20 │ │ │ │ + eoreq pc, sl, r6, lsr #26 │ │ │ │ + mlaseq r8, lr, r0, r2 │ │ │ │ + andseq r7, r6, ip, lsl lr │ │ │ │ + andseq r7, r6, r8, ror #25 │ │ │ │ + strdeq pc, [sl], -ip @ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec52df0 <__read_chk@plt+0xfebeda1c> │ │ │ │ + bl fec52d80 <__read_chk@plt+0xfebed9ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 53fbb8 <__read_chk@plt+0x4da7e4> │ │ │ │ - bmi 54d410 <__read_chk@plt+0x4e803c> │ │ │ │ + blmi 53fb48 <__read_chk@plt+0x4da774> │ │ │ │ + bmi 54d3a0 <__read_chk@plt+0x4e7fcc> │ │ │ │ ldrbtmi r4, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ msrvs CPSR_f, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r4!, {r1, r2, r3, r7, r8, ip, sp, pc} │ │ │ │ stmdavc r3!, {r2, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ and fp, r2, fp, ror #2 │ │ │ │ svcmi 0x0004f856 │ │ │ │ @ instruction: 0x4628b154 │ │ │ │ - stmdb sl, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2, {r0, r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ @ instruction: 0xf0e24620 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldcllt 1, cr13, [r0, #-968]! @ 0xfffffc38 │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ - eorseq r2, r2, r6, lsl #25 │ │ │ │ + ldrshteq r2, [r2], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - beq 739f9c <__read_chk@plt+0x6d4bc8> │ │ │ │ + beq 739f2c <__read_chk@plt+0x6d4b58> │ │ │ │ ldclpl 5, cr15, [r7, #-692] @ 0xfffffd4c │ │ │ │ addlt r4, r1, r4, lsl r6 │ │ │ │ - blcs e39ff4 <__read_chk@plt+0xdd4c20> │ │ │ │ + blcs e39f84 <__read_chk@plt+0xdd4bb0> │ │ │ │ @ instruction: 0xf50d4682 │ │ │ │ @ instruction: 0xf50d5056 │ │ │ │ ldrhtcc r6, [ip], -r8 │ │ │ │ @ instruction: 0xf5ab910a │ │ │ │ @ instruction: 0xf8df6e9f │ │ │ │ vqdmlsl.s32 , d11, d20 │ │ │ │ @ instruction: 0xf2ab4cf4 │ │ │ │ @@ -154170,55 +154142,55 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, r9, sp, lr} │ │ │ │ movwcs r9, #797 @ 0x31d │ │ │ │ andcc pc, r0, lr, asr #17 │ │ │ │ andcc pc, r0, ip, asr #17 │ │ │ │ andsvs r6, r3, fp, lsr #32 │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ eorsvs r6, r3, fp, lsr r0 │ │ │ │ - bcc ff63a060 <__read_chk@plt+0xff5d4c8c> │ │ │ │ + bcc ff639ff0 <__read_chk@plt+0xff5d4c1c> │ │ │ │ tstls r5, #2063597568 @ 0x7b000000 │ │ │ │ @ instruction: 0xf50d461d │ │ │ │ @ instruction: 0x332c5357 │ │ │ │ @ instruction: 0xf50d681a │ │ │ │ teqcc r0, #1543503873 @ 0x5c000001 │ │ │ │ ldmdavs sl, {r4, r9, ip, pc} │ │ │ │ cmpppl r7, #54525952 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ andsls r3, sl, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xf50d681a │ │ │ │ teqcc r8, #1543503873 @ 0x5c000001 │ │ │ │ ldmdavs sl, {r0, r1, r3, r5, r9, ip, pc} │ │ │ │ @ instruction: 0xf0e79218 │ │ │ │ - @ instruction: 0xf8dff93d │ │ │ │ + @ instruction: 0xf8dff8e5 │ │ │ │ stmdage r4, {r2, r5, r7, r9, fp, ip, sp}^ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ subsvs r9, r8, r1, lsr #4 │ │ │ │ stc2 7, cr15, [ip, #-928]! @ 0xfffffc60 │ │ │ │ - bcc fe63a0a8 <__read_chk@plt+0xfe5d4cd4> │ │ │ │ + bcc fe63a038 <__read_chk@plt+0xfe5d4c64> │ │ │ │ andls pc, r3, r5, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ smlalscc pc, r4, r2, r8 @ │ │ │ │ @ instruction: 0xf1010659 │ │ │ │ @ instruction: 0xf8d286d7 │ │ │ │ @ instruction: 0xf8d555d4 │ │ │ │ @ instruction: 0xb1191dfc │ │ │ │ stmdbcs r0, {r0, r3, fp, ip, sp, lr} │ │ │ │ mvnshi pc, #65 @ 0x41 │ │ │ │ - bcc 1c3a0d4 <__read_chk@plt+0x1bd4d00> │ │ │ │ + bcc 1c3a064 <__read_chk@plt+0x1bd4c90> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8df66d9 │ │ │ │ ldrbtmi r1, [r9], #-2664 @ 0xfffff598 │ │ │ │ @ instruction: 0xf8df6699 │ │ │ │ ldrbtmi r1, [r9], #-2660 @ 0xfffff59c │ │ │ │ @ instruction: 0xf8df67d9 │ │ │ │ ldrbtmi r1, [r9], #-2656 @ 0xfffff5a0 │ │ │ │ @ instruction: 0xf8df6759 │ │ │ │ ldrbtmi r1, [r9], #-2652 @ 0xfffff5a4 │ │ │ │ addne pc, r4, r3, asr #17 │ │ │ │ - bne 163a100 <__read_chk@plt+0x15d4d2c> │ │ │ │ + bne 163a090 <__read_chk@plt+0x15d4cbc> │ │ │ │ @ instruction: 0xf8c34479 │ │ │ │ @ instruction: 0xf8921090 │ │ │ │ @ instruction: 0xf02110fd │ │ │ │ @ instruction: 0xf8820140 │ │ │ │ @ instruction: 0xf89210fd │ │ │ │ @ instruction: 0x06ce1118 │ │ │ │ @ instruction: 0xf8dfd403 │ │ │ │ @@ -154258,109 +154230,109 @@ │ │ │ │ strpl lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ strls r9, [r1, #-1283] @ 0xfffffafd │ │ │ │ @ instruction: 0xf1009302 │ │ │ │ @ instruction: 0xf8d003c5 │ │ │ │ andls r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xf0104620 │ │ │ │ @ instruction: 0xf107fad3 │ │ │ │ - @ instruction: 0xf8dffa41 │ │ │ │ + @ instruction: 0xf8dff9e9 │ │ │ │ ldrbtmi r3, [fp], #-2460 @ 0xfffff664 │ │ │ │ vrshrn.i64 d6, , #21 │ │ │ │ @ instruction: 0x601843f4 │ │ │ │ vstmiavs lr!, {d9-d21} │ │ │ │ svclt 0x00182b00 │ │ │ │ rsbvs r2, r8, r0, lsl #24 │ │ │ │ @ instruction: 0xf8dfd008 │ │ │ │ strtmi r1, [r0], -r4, lsl #19 │ │ │ │ @ instruction: 0xf7694479 │ │ │ │ - stmdacs r0, {r1, r2, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r8, fp, sp, lr, pc} │ │ │ │ ldrhi pc, [r4], #1 │ │ │ │ ldmdbne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r9, r2, lsr r6 │ │ │ │ @ instruction: 0xf0e74479 │ │ │ │ - @ instruction: 0xf8daf889 │ │ │ │ + @ instruction: 0xf8daf831 │ │ │ │ @ instruction: 0xf8d92020 │ │ │ │ - bcs 107e88 <__read_chk@plt+0xa2ab4> │ │ │ │ + bcs 107e18 <__read_chk@plt+0xa2a44> │ │ │ │ ldrbthi pc, [fp], -r1 @ │ │ │ │ andls sl, r8, #64, 20 @ 0x40000 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ msrcs CPSR_f, r2 @ │ │ │ │ strle r0, [r6, #-1938] @ 0xfffff86e │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ ldmdavc r2, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0422a00 │ │ │ │ - blls 71c4c0 <__read_chk@plt+0x6b70ec> │ │ │ │ + blls 71c450 <__read_chk@plt+0x6b707c> │ │ │ │ @ instruction: 0xf0022b00 │ │ │ │ vshl.s64 d8, d28, #43 @ 0x2b │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ - bvs fe7e82c8 <__read_chk@plt+0xfe782ef4> │ │ │ │ + bvs fe7e8258 <__read_chk@plt+0xfe782e84> │ │ │ │ stmdbcs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbvs r4, [r3, #1146] @ 0x47a │ │ │ │ stmdbcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmpl r3, {r0, r2, r4, r9, fp, ip, pc}^ │ │ │ │ ldmdavs ip, {r2, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf0022c00 │ │ │ │ andcs r8, r0, #50593792 @ 0x3040000 │ │ │ │ svcne 0x002cf853 │ │ │ │ stmdbcs r0, {r0, r9, ip, sp} │ │ │ │ strtcs sp, [ip], #-506 @ 0xfffffe06 │ │ │ │ - blx 1a071e <__read_chk@plt+0x13b34a> │ │ │ │ + blx 1a06ae <__read_chk@plt+0x13b2da> │ │ │ │ svcls 0x0018f404 │ │ │ │ vaddw.s32 q1, , d1 │ │ │ │ ldrtmi r4, [r8], -ip, ror #13 │ │ │ │ @ instruction: 0xffa2f0c1 │ │ │ │ stmiane r5, {r0, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ strls r4, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ - @ instruction: 0xf812f0ee │ │ │ │ + @ instruction: 0xffbaf0ed │ │ │ │ stclne 6, cr4, [ip], #-136 @ 0xffffff78 │ │ │ │ eorsvs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xf76801a4 │ │ │ │ - @ instruction: 0x4620ea94 │ │ │ │ - @ instruction: 0xf0ee00ad │ │ │ │ - strtmi pc, [r2], -r7, lsl #16 │ │ │ │ + strtmi lr, [r0], -ip, asr #21 │ │ │ │ + @ instruction: 0xf0ed00ad │ │ │ │ + strtmi pc, [r2], -pc, lsr #31 │ │ │ │ ldrvs pc, [lr], #1451 @ 0x5ab │ │ │ │ eorvs r2, r0, r0, lsl #2 │ │ │ │ - b fe339cc8 <__read_chk@plt+0xfe2d48f4> │ │ │ │ + b ff139c58 <__read_chk@plt+0xff0d4884> │ │ │ │ @ instruction: 0xf0ed4628 │ │ │ │ - qsub8mi pc, sl, sp @ │ │ │ │ + strtmi pc, [sl], -r5, lsr #31 │ │ │ │ ldrvs pc, [sp, #1451] @ 0x5ab │ │ │ │ eorvs r2, r8, r0, lsl #2 │ │ │ │ - b 20b9cdc <__read_chk@plt+0x2054908> │ │ │ │ + b feeb9c6c <__read_chk@plt+0xfee54898> │ │ │ │ ldmcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r6, [sl], #-2084 @ 0xfffff7dc │ │ │ │ ldmdavs r1!, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r8, ip, pc}^ │ │ │ │ adcsmi pc, r0, r2, asr #17 │ │ │ │ sbcsvs r9, r3, r8, lsl #20 │ │ │ │ ldrsbtcc pc, [r4], -sl @ │ │ │ │ smlabtge r0, r2, r9, lr │ │ │ │ - blcs 1141bc <__read_chk@plt+0xaede8> │ │ │ │ + blcs 11414c <__read_chk@plt+0xaed78> │ │ │ │ ldrbhi pc, [lr, #1]! @ │ │ │ │ ldmdavc fp, {r0, r2, r3, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0032a00 │ │ │ │ ldcls 6, cr8, [fp, #-980] @ 0xfffffc2c │ │ │ │ eoreq pc, r0, #1073741825 @ 0x40000001 │ │ │ │ strteq pc, [ip], -r5, lsl #2 │ │ │ │ - blcs 1207a8 <__read_chk@plt+0xbb3d4> │ │ │ │ + blcs 120738 <__read_chk@plt+0xbb364> │ │ │ │ eorhi pc, r2, #64 @ 0x40 │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ @ instruction: 0xf7688870 │ │ │ │ - @ instruction: 0xf8dfea56 │ │ │ │ + @ instruction: 0xf8dfea8e │ │ │ │ subcs r3, r0, #108, 16 @ 0x6c0000 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0x270a44f8 │ │ │ │ strtmi r6, [r0], -r3, lsr #32 │ │ │ │ andhi pc, r4, r4, asr #17 │ │ │ │ movwls r6, #37095 @ 0x90e7 │ │ │ │ - b 12b9d4c <__read_chk@plt+0x1254978> │ │ │ │ + b 20b9cdc <__read_chk@plt+0x2054908> │ │ │ │ stmib r4, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 409fb4 <__read_chk@plt+0x3a4be0> │ │ │ │ + blls 409f44 <__read_chk@plt+0x3a4b70> │ │ │ │ ldmdavs r8, {r0, r1, r2, r5, r6, r7, sp, lr} │ │ │ │ - @ instruction: 0xf984f107 │ │ │ │ + @ instruction: 0xf92cf107 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46039915 │ │ │ │ stceq 8, cr15, [ip], #-280 @ 0xfffffee8 │ │ │ │ ldmdbge r0!, {r1, r3, r7, fp, ip, lr} │ │ │ │ andcs r9, r0, #20, 4 @ 0x40000001 │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, ip, pc}^ │ │ │ │ eorls r2, r3, #268435457 @ 0x10000001 │ │ │ │ @@ -154372,25 +154344,25 @@ │ │ │ │ eorls r9, r6, #40, 4 @ 0x80000002 │ │ │ │ eorls r9, r7, #-1879048192 @ 0x90000000 │ │ │ │ ldmdbls r1, {r1, r3, r5, r9, ip, pc} │ │ │ │ stmdbls lr, {r0, r1, r2, r4, r8, ip, pc} │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ andls r9, r9, #-2147483643 @ 0x80000005 │ │ │ │ strls r9, [lr, #-1555] @ 0xfffff9ed │ │ │ │ - bls 421050 <__read_chk@plt+0x3bbc7c> │ │ │ │ + bls 420fe0 <__read_chk@plt+0x3bbc0c> │ │ │ │ @ instruction: 0x232c4618 │ │ │ │ movwcs pc, #35587 @ 0x8b03 @ │ │ │ │ @ instruction: 0xf846685a │ │ │ │ - bvc 7470bc <__read_chk@plt+0x6e1ce8> │ │ │ │ + bvc 74704c <__read_chk@plt+0x6e1c78> │ │ │ │ vpmax.u32 d23, d1, d26 │ │ │ │ eorvc r0, sl, #0, 4 │ │ │ │ - bvc b5a890 <__read_chk@plt+0xaf54bc> │ │ │ │ + bvc b5a820 <__read_chk@plt+0xaf544c> │ │ │ │ sbceq pc, r0, #134217731 @ 0x8000003 │ │ │ │ biceq pc, r3, r2, ror #6 │ │ │ │ - bvc 7988d8 <__read_chk@plt+0x733504> │ │ │ │ + bvc 798868 <__read_chk@plt+0x733494> │ │ │ │ vmlal.u , d18, d1[2] │ │ │ │ vhsub.u32 q8, q1, q0 │ │ │ │ eorvc r0, r9, #1073741840 @ 0x40000010 │ │ │ │ sbclt r7, sl, #110592 @ 0x1b000 │ │ │ │ orreq pc, r0, #201326595 @ 0xc000003 │ │ │ │ addeq pc, r2, #-1946157055 @ 0x8c000001 │ │ │ │ stmdb r6, {r1, r3, r5, r9, ip, sp, lr}^ │ │ │ │ @@ -154402,50 +154374,50 @@ │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ vhsub.u32 , q0, q0 │ │ │ │ @ instruction: 0xf88403c3 │ │ │ │ @ instruction: 0xf8923034 │ │ │ │ @ instruction: 0xf0133114 │ │ │ │ svclt 0x00080308 │ │ │ │ @ instruction: 0xf8566323 │ │ │ │ - blcs 20b124 <__read_chk@plt+0x1a5d50> │ │ │ │ + blcs 20b0b4 <__read_chk@plt+0x1a5ce0> │ │ │ │ ldrbhi pc, [r6], -r3, lsl #4 @ │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ adceq r0, r6, ip, ror r1 │ │ │ │ sbceq r0, r7, r9, lsr #32 │ │ │ │ - blls 53c0c8 <__read_chk@plt+0x4d6cf4> │ │ │ │ + blls 53c058 <__read_chk@plt+0x4d6c84> │ │ │ │ ldmdaeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blls 4a0cfc <__read_chk@plt+0x43b928> │ │ │ │ + blls 4a0c8c <__read_chk@plt+0x43b8b8> │ │ │ │ @ instruction: 0x96139316 │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0x46289918 │ │ │ │ addsvs r6, sp, #1769472 @ 0x1b0000 │ │ │ │ cdp2 0, 14, cr15, cr6, cr1, {6} │ │ │ │ vadd.i8 d2, d0, d1 │ │ │ │ @ instruction: 0xf8da8704 │ │ │ │ stmdacs r0, {r2, r3, r4} │ │ │ │ msrhi SPSR_fsxc, #1 │ │ │ │ - @ instruction: 0xf8fef107 │ │ │ │ + @ instruction: 0xf8a6f107 │ │ │ │ ldceq 8, cr15, [r4], {70} @ 0x46 │ │ │ │ andseq pc, ip, sl, lsl #2 │ │ │ │ svclt 0x0011f000 │ │ │ │ ldmdaeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strls r9, [lr, #-1555] @ 0xfffff9ed │ │ │ │ @ instruction: 0xf2ab9411 │ │ │ │ @ instruction: 0xf5ab530c │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r9, sp, lr} │ │ │ │ tstvs r5, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmibvs r8, {r3, r5, r6, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 4dde8c <__read_chk@plt+0x478ab8> │ │ │ │ + blls 4dde1c <__read_chk@plt+0x478a48> │ │ │ │ vshr.s32 d6, d8, #21 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - blls 3285d4 <__read_chk@plt+0x2c3200> │ │ │ │ + blls 328564 <__read_chk@plt+0x2c3190> │ │ │ │ eorseq pc, ip, r3, lsr #3 │ │ │ │ - ldc2 0, cr15, [r4, #948] @ 0x3b4 │ │ │ │ + ldc2 0, cr15, [ip, #-948]! @ 0xfffffc4c │ │ │ │ tstls sp, #0, 6 │ │ │ │ vmlsl.s32 , d11, d15 │ │ │ │ ldmdavs r0, {r2, r3, r8, r9, ip, lr} │ │ │ │ subspl pc, r7, #54525952 @ 0x3400000 │ │ │ │ ldmdavs fp, {r2, r3, r4, r5, r9, ip, sp} │ │ │ │ bfieq r6, r2, #16, #3 │ │ │ │ stmdavc r2, {r0, r1, r8, sl, ip, lr, pc} │ │ │ │ @@ -154456,44 +154428,44 @@ │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ eorscs pc, r4, r4, lsl #17 │ │ │ │ orrsvs r2, sl, r0, lsl #4 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrsbne pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ - svc 0x005cf768 │ │ │ │ + svc 0x0094f768 │ │ │ │ @ instruction: 0xf894b128 │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ - blls 4c823c <__read_chk@plt+0x462e68> │ │ │ │ + blls 4c81cc <__read_chk@plt+0x462df8> │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf8466163 │ │ │ │ cmple pc, r0, lsl ip @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, sp, r3, r8 @ │ │ │ │ strle r0, [sl], #-1687 @ 0xfffff969 │ │ │ │ msrcc CPSR_sx, r3 @ │ │ │ │ ldrble r0, [r7], #-1880 @ 0xfffff8a8 │ │ │ │ movwpl pc, #49835 @ 0xc2ab @ │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ - blcs 116308 <__read_chk@plt+0xb0f34> │ │ │ │ - bvc bf06e0 <__read_chk@plt+0xb8b30c> │ │ │ │ + blcs 116298 <__read_chk@plt+0xb0ec4> │ │ │ │ + bvc bf0670 <__read_chk@plt+0xb8b29c> │ │ │ │ strle r0, [r3], #-2009 @ 0xfffff827 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ strle r0, [ip], #-1818 @ 0xfffff8e6 │ │ │ │ @ instruction: 0x1654f8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7684479 │ │ │ │ - andcs lr, r3, #31232 @ 0x7a00 │ │ │ │ + andcs lr, r3, #45568 @ 0xb200 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0072004 │ │ │ │ subcs pc, r0, #93184 @ 0x16c00 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ - ldmdb r4!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb ip!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ sub r3, r1, r8, lsl #24 │ │ │ │ mvnscc pc, #8, 2 │ │ │ │ vpadd.i8 d2, d1, d9 │ │ │ │ ldm pc, {r0, r1, r6, r7, r9, sl, pc}^ @ │ │ │ │ msrne SPSR_sc, r3, lsl r0 │ │ │ │ @ instruction: 0x11b4118b │ │ │ │ @@ -154504,60 +154476,60 @@ │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ cmpne r2, r1, asr #29 │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ cdpeq 14, 12, cr0, cr1, cr1, {6} │ │ │ │ - blls 37fdd0 <__read_chk@plt+0x31a9fc> │ │ │ │ + blls 37fd60 <__read_chk@plt+0x31a98c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ ldmdahi fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 69c888 <__read_chk@plt+0x6374b4> │ │ │ │ - blls 6e0e68 <__read_chk@plt+0x67ba94> │ │ │ │ + blls 69c818 <__read_chk@plt+0x637444> │ │ │ │ + blls 6e0df8 <__read_chk@plt+0x67ba24> │ │ │ │ @ instruction: 0xf1b89311 │ │ │ │ addsle r0, pc, r1, lsl #30 │ │ │ │ svceq 0x0002f1b8 │ │ │ │ msrhi CPSR_sc, r0, asr #32 │ │ │ │ @ instruction: 0xf0117a29 │ │ │ │ tstle r4, r1, lsl #16 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ @ instruction: 0xf100071b │ │ │ │ - bvc bddcfc <__read_chk@plt+0xb78928> │ │ │ │ + bvc bddc8c <__read_chk@plt+0xb788b8> │ │ │ │ @ instruction: 0xf0433440 │ │ │ │ eorvc r0, fp, #67108864 @ 0x4000000 │ │ │ │ strtcc r9, [ip], -fp, lsl #22 │ │ │ │ @ instruction: 0x332c9f09 │ │ │ │ - blls 460e94 <__read_chk@plt+0x3fbac0> │ │ │ │ + blls 460e24 <__read_chk@plt+0x3fba50> │ │ │ │ strls r3, [r9, -r1, lsl #14] │ │ │ │ @ instruction: 0xf000429f │ │ │ │ ldmib sp, {r0, r1, r3, r4, r8, pc}^ │ │ │ │ svccs 0x001a3512 │ │ │ │ movwcs fp, #4044 @ 0xfcc │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df80b8 │ │ │ │ strtmi ip, [r6], r0, lsl #11 │ │ │ │ stmdaeq ip!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bl 40d684 <__read_chk@plt+0x3a82b0> │ │ │ │ - blx 3034b6 <__read_chk@plt+0x29e0e2> │ │ │ │ + bl 40d614 <__read_chk@plt+0x3a8240> │ │ │ │ + blx 303446 <__read_chk@plt+0x29e072> │ │ │ │ ldm ip!, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ - blls 3fc2f8 <__read_chk@plt+0x396f24> │ │ │ │ + blls 3fc288 <__read_chk@plt+0x396eb4> │ │ │ │ andeq pc, r8, r3, asr r8 @ │ │ │ │ - @ instruction: 0xf800f107 │ │ │ │ + @ instruction: 0xffa8f106 │ │ │ │ @ instruction: 0x46032f1a │ │ │ │ stceq 8, cr15, [ip], #-280 @ 0xfffffee8 │ │ │ │ - bls 36bf30 <__read_chk@plt+0x306b5c> │ │ │ │ + bls 36bec0 <__read_chk@plt+0x306aec> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr1, cr15, {3} │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x211ff892 │ │ │ │ @ instruction: 0xf10107d7 │ │ │ │ stmdbls ip, {r1, r4, pc} │ │ │ │ ldrbtcc pc, [ip], #-2257 @ 0xfffff72f @ │ │ │ │ @@ -154622,15 +154594,15 @@ │ │ │ │ tstls ip, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0x93209322 │ │ │ │ @ instruction: 0x93259319 │ │ │ │ tstls lr, #-1543503872 @ 0xa4000000 │ │ │ │ movwls r9, #37646 @ 0x930e │ │ │ │ @ instruction: 0x9328931f │ │ │ │ @ instruction: 0x3326e9cd │ │ │ │ - blge d2109c <__read_chk@plt+0xcbbcc8> │ │ │ │ + blge d2102c <__read_chk@plt+0xcbbc58> │ │ │ │ @ instruction: 0xf8df930f │ │ │ │ ssatmi r3, #7, r4, lsl #8 │ │ │ │ ldrbtmi r9, [fp], #-2569 @ 0xfffff5f7 │ │ │ │ strgt pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf85344fc │ │ │ │ @ instruction: 0x232c8022 │ │ │ │ vstmiane r8, {d14-d19} │ │ │ │ @@ -154639,17 +154611,17 @@ │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ - bls 3fc474 <__read_chk@plt+0x3970a0> │ │ │ │ + bls 3fc404 <__read_chk@plt+0x397030> │ │ │ │ @ instruction: 0xf10659d0 │ │ │ │ - @ instruction: 0xf1b8ff43 │ │ │ │ + @ instruction: 0xf1b8feeb │ │ │ │ @ instruction: 0x46030f1a │ │ │ │ stceq 8, cr15, [ip], #-280 @ 0xfffffee8 │ │ │ │ @ instruction: 0xf8d9d10a │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf012211f │ │ │ │ andsls r0, r2, #268435456 @ 0x10000000 │ │ │ │ @@ -154660,113 +154632,113 @@ │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ orrsvs r6, sp, #1769472 @ 0x1b0000 │ │ │ │ teqpeq r0, #-2147483646 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ - bvc b4b4ac <__read_chk@plt+0xae60d8> │ │ │ │ + bvc b4b43c <__read_chk@plt+0xae6068> │ │ │ │ streq pc, [r1, #-17] @ 0xffffffef │ │ │ │ strbcc fp, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ mcrge 4, 7, pc, cr2, cr15, {3} @ │ │ │ │ strtmi r2, [r9], -r0, asr #4 │ │ │ │ - @ instruction: 0xf7674620 │ │ │ │ - @ instruction: 0xf846efcc │ │ │ │ + @ instruction: 0xf7684620 │ │ │ │ + @ instruction: 0xf846e804 │ │ │ │ ldrb r5, [r9], r8, lsl #24 │ │ │ │ stmdbls r3!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ bicsvs r9, sl, r1, lsl sl │ │ │ │ stmdbls r2!, {r1, r3, r6, r7, r8, sp, lr} │ │ │ │ ldmdbls fp, {r0, r1, r3, r6, r7, r8, sp, lr} │ │ │ │ @ instruction: 0x232c621a │ │ │ │ - blx 1e2cf6 <__read_chk@plt+0x17d922> │ │ │ │ + blx 1e2c86 <__read_chk@plt+0x17d8b2> │ │ │ │ stmdbls r4!, {r1, r8, r9, ip} │ │ │ │ svclt 0x00044291 │ │ │ │ @ instruction: 0xf8432200 │ │ │ │ @ instruction: 0xf0002c04 │ │ │ │ - bls 31c84c <__read_chk@plt+0x2b7478> │ │ │ │ + bls 31c7dc <__read_chk@plt+0x2b7408> │ │ │ │ @ instruction: 0xf8436895 │ │ │ │ stccs 12, cr5, [r0, #-16] │ │ │ │ sbcshi pc, r7, r0 │ │ │ │ - blmi ff44f014 <__read_chk@plt+0xff3e9c40> │ │ │ │ + blmi ff44efa4 <__read_chk@plt+0xff3e9bd0> │ │ │ │ andls r4, r9, #2046820352 @ 0x7a000000 │ │ │ │ ldrbtmi r4, [fp], #-2764 @ 0xfffff534 │ │ │ │ eorsge pc, r0, sp, asr #17 │ │ │ │ ldrbtmi r4, [sl], #-1690 @ 0xfffff966 │ │ │ │ - bls 460d24 <__read_chk@plt+0x3fb950> │ │ │ │ + bls 460cb4 <__read_chk@plt+0x3fb8e0> │ │ │ │ ldmcc pc!, {r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ - blcs 1746e0 <__read_chk@plt+0x10f30c> │ │ │ │ + blcs 174670 <__read_chk@plt+0x10f29c> │ │ │ │ adcshi pc, sl, r0, asr #32 │ │ │ │ - blcs 116ab4 <__read_chk@plt+0xb16e0> │ │ │ │ + blcs 116a44 <__read_chk@plt+0xb1670> │ │ │ │ svcmi 0x00c5d04b │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ - ldrbtmi r4, [pc], #-1700 @ fc514 <__read_chk@plt+0x97140> │ │ │ │ + ldrbtmi r4, [pc], #-1700 @ fc4a4 <__read_chk@plt+0x970d0> │ │ │ │ @ instruction: 0xf507681b │ │ │ │ @ instruction: 0xf84367d8 │ │ │ │ svcgt 0x000f5028 │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ stmia ip!, {r0, r1, r2, r3, r8, r9, sl, fp, lr, pc} │ │ │ │ svcgt 0x000f000f │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq pc, r7, r8 @ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ @ instruction: 0xf0ce6a28 │ │ │ │ - bvs b3b09c <__read_chk@plt+0xad5cc8> │ │ │ │ - blx 3887c │ │ │ │ - bvs b23168 <__read_chk@plt+0xabdd94> │ │ │ │ + bvs b3b02c <__read_chk@plt+0xad5c58> │ │ │ │ + blx 3880c │ │ │ │ + bvs b230f8 <__read_chk@plt+0xabdd24> │ │ │ │ @ instruction: 0xf1a34632 │ │ │ │ strls r0, [r0], -r8, lsl #14 │ │ │ │ @ instruction: 0x46394633 │ │ │ │ mrc2 7, 3, pc, cr8, cr9, {7} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf5036968 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf5ab22a4 │ │ │ │ ldmdavs r9, {r0, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - blx fe2389ae <__read_chk@plt+0xfe1d35da> │ │ │ │ + blx c3893e <__read_chk@plt+0xbd356a> │ │ │ │ @ instruction: 0xf0ed4638 │ │ │ │ - bvs bfb2fc <__read_chk@plt+0xb95f28> │ │ │ │ + bvs bfb12c <__read_chk@plt+0xb95d58> │ │ │ │ @ instruction: 0xf105b11b │ │ │ │ @ instruction: 0xf0ed0020 │ │ │ │ - @ instruction: 0xf8d9fb5b │ │ │ │ + @ instruction: 0xf8d9fb03 │ │ │ │ @ instruction: 0xf1053000 │ │ │ │ cmnvs r2, r8, lsl r2 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf893682f │ │ │ │ @ instruction: 0xf0133114 │ │ │ │ svclt 0x00080308 │ │ │ │ rsbvs r6, r7, r3, lsr #6 │ │ │ │ @ instruction: 0xf1064650 │ │ │ │ - stmdavs r7!, {r0, r2, r3, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r7!, {r0, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strmi r6, [r6], -r0, lsr #32 │ │ │ │ strbcc r4, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ - stc 7, cr15, [r2], {104} @ 0x68 │ │ │ │ + ldc 7, cr15, [sl], #416 @ 0x1a0 │ │ │ │ ldccc 8, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ ldrtmi r4, [r9], -r2, lsl #12 │ │ │ │ ldrtmi r3, [r0], -r2, lsl #22 │ │ │ │ svclt 0x0028429a │ │ │ │ @ instruction: 0xf768461a │ │ │ │ - @ instruction: 0xf814ed70 │ │ │ │ + @ instruction: 0xf814eda8 │ │ │ │ @ instruction: 0xf8541c0c │ │ │ │ vmvn.i32 d16, #40191 @ 0x00009cff │ │ │ │ @ instruction: 0xf7ff01c0 │ │ │ │ @ instruction: 0xf814fb05 │ │ │ │ @ instruction: 0xf3603c0c │ │ │ │ @ instruction: 0xf80403c3 │ │ │ │ - bvs fec4b61c <__read_chk@plt+0xfebe6248> │ │ │ │ + bvs fec4b5ac <__read_chk@plt+0xfebe61d8> │ │ │ │ suble r2, ip, r0, lsl #26 │ │ │ │ svccs 0x0000682f │ │ │ │ - bvc bf071c <__read_chk@plt+0xb8b348> │ │ │ │ + bvc bf06ac <__read_chk@plt+0xb8b2d8> │ │ │ │ @ instruction: 0x0620f013 │ │ │ │ @ instruction: 0xf023d1f5 │ │ │ │ rsbvs r0, ip, #1006632960 @ 0x3c000000 │ │ │ │ movweq pc, #28739 @ 0x7043 @ │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r9, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 3683ec <__read_chk@plt+0x303018> │ │ │ │ + blls 36837c <__read_chk@plt+0x302fa8> │ │ │ │ @ instruction: 0xf1054626 │ │ │ │ @ instruction: 0xf5030e20 │ │ │ │ @ instruction: 0xf5ab6ce0 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ eorpl pc, r8, r3, asr #16 │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ @@ -154776,50 +154748,50 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ stmdbvs r9!, {r0, r1, r2, r3} │ │ │ │ ands pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xf8c56a28 │ │ │ │ stmdbcs r0, {r2, r3, r4, sp, lr, pc} │ │ │ │ ldrthi pc, [r1], -r0 @ │ │ │ │ - blcs 11a688 <__read_chk@plt+0xb52b4> │ │ │ │ + blcs 11a618 <__read_chk@plt+0xb5244> │ │ │ │ ldrbhi pc, [r6], #-0 @ │ │ │ │ @ instruction: 0xf768b118 │ │ │ │ - stmdacs r0, {r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf894d09b │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ @ instruction: 0xe7943034 │ │ │ │ ldrtmi r9, [r1], -r0, lsl #6 │ │ │ │ andcs r9, r7, #11264 @ 0x2c00 │ │ │ │ @ instruction: 0xf0c52004 │ │ │ │ stmdavs pc!, {r0, r3, r9, sl, fp, ip, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf8dde78b │ │ │ │ - blls 324750 <__read_chk@plt+0x2bf37c> │ │ │ │ + blls 3246e0 <__read_chk@plt+0x2bf30c> │ │ │ │ stmdblt r3, {r0, r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ - bvs 17b46c0 <__read_chk@plt+0x174f2ec> │ │ │ │ + bvs 17b4650 <__read_chk@plt+0x174f27c> │ │ │ │ @ instruction: 0xf892b11a │ │ │ │ @ instruction: 0x07152034 │ │ │ │ - bvs fe7f1b28 <__read_chk@plt+0xfe78c754> │ │ │ │ + bvs fe7f1ab8 <__read_chk@plt+0xfe78c6e4> │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ andcs r4, r5, #95232 @ 0x17400 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf007447b │ │ │ │ - blls 33aa40 <__read_chk@plt+0x2d566c> │ │ │ │ + blls 33a9d0 <__read_chk@plt+0x2d55fc> │ │ │ │ orrslt r6, r2, sl, asr r8 │ │ │ │ movweq pc, #8303 @ 0x206f @ │ │ │ │ - blcs 14452c <__read_chk@plt+0xdf158> │ │ │ │ + blcs 1444bc <__read_chk@plt+0xdf0e8> │ │ │ │ stmdbcs r1, {r3, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - bvs 15726ec <__read_chk@plt+0x150d318> │ │ │ │ + bvs 157267c <__read_chk@plt+0x150d2a8> │ │ │ │ @ instruction: 0xf891b129 │ │ │ │ @ instruction: 0xf0200034 │ │ │ │ @ instruction: 0xf8810008 │ │ │ │ - bvs fe57c7b0 <__read_chk@plt+0xfe5173dc> │ │ │ │ - bcs 1092e8 <__read_chk@plt+0xa3f14> │ │ │ │ - blls 3b0ea0 <__read_chk@plt+0x34bacc> │ │ │ │ + bvs fe57c740 <__read_chk@plt+0xfe51736c> │ │ │ │ + bcs 109278 <__read_chk@plt+0xa3ea4> │ │ │ │ + blls 3b0e30 <__read_chk@plt+0x34ba5c> │ │ │ │ stmdahi r3, {r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf0012b01 │ │ │ │ @ instruction: 0xf7fa81f6 │ │ │ │ andsls pc, r3, r7, asr #29 │ │ │ │ orrsvs pc, fp, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xf8cd9a1a │ │ │ │ strbmi fp, [fp], r4, lsr #32 │ │ │ │ @@ -154832,354 +154804,354 @@ │ │ │ │ stmdahi fp, {r0, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00082b01 │ │ │ │ @ instruction: 0xf7fa6bc9 │ │ │ │ ldmdbls r0, {r0, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ stmdavc fp, {r1, r2, r4, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf14007dc │ │ │ │ - blls 85d10c <__read_chk@plt+0x7f7d38> │ │ │ │ + blls 85d09c <__read_chk@plt+0x7f7cc8> │ │ │ │ ldmdavs sl, {r0, r3, r6, r8, fp, sp, lr}^ │ │ │ │ movwmi r6, #48275 @ 0xbc93 │ │ │ │ - bls 755994 <__read_chk@plt+0x6f05c0> │ │ │ │ - bvc 5e8bb4 <__read_chk@plt+0x5837e0> │ │ │ │ + bls 755924 <__read_chk@plt+0x6f0550> │ │ │ │ + bvc 5e8b44 <__read_chk@plt+0x583770> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ - bls 498fa0 <__read_chk@plt+0x433bcc> │ │ │ │ - bvc 5e8bc0 <__read_chk@plt+0x5837ec> │ │ │ │ + bls 498f30 <__read_chk@plt+0x433b5c> │ │ │ │ + bvc 5e8b50 <__read_chk@plt+0x58377c> │ │ │ │ movweq pc, #16419 @ 0x4023 @ │ │ │ │ - blls 358fac <__read_chk@plt+0x2f3bd8> │ │ │ │ + blls 358f3c <__read_chk@plt+0x2f3b68> │ │ │ │ bicsmi pc, ip, #805306378 @ 0x3000000a │ │ │ │ orrlt r6, r3, fp, lsl r8 │ │ │ │ ldmdavs ip, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ - blcs 15e7fc <__read_chk@plt+0xf9428> │ │ │ │ - blvs ffa2c394 <__read_chk@plt+0xff9c6fc0> │ │ │ │ + blcs 15e78c <__read_chk@plt+0xf93b8> │ │ │ │ + blvs ffa2c324 <__read_chk@plt+0xff9c6f50> │ │ │ │ @ instruction: 0x46203434 │ │ │ │ @ instruction: 0xf926f0c6 │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs sl, {r2, r3, r4, r6, r7, r8, r9, lr} │ │ │ │ andcs r6, r0, #34 @ 0x22 │ │ │ │ movwcs r6, #26 │ │ │ │ - blmi b21390 <__read_chk@plt+0xabbfbc> │ │ │ │ + blmi b21320 <__read_chk@plt+0xabbf4c> │ │ │ │ ldrbtmi r9, [fp], #-3080 @ 0xfffff3f8 │ │ │ │ ldmdavs sl, {r5, r9, sl, lr}^ │ │ │ │ ldmdavs r9, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ teqpeq ip, #-2147483648 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ @ instruction: 0xf9aaf7fd │ │ │ │ stccs 8, cr6, [r0], {100} @ 0x64 │ │ │ │ rsb sp, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r2, sl, ror #23 │ │ │ │ - andseq r8, r6, sl, lsr #3 │ │ │ │ - eorseq r2, r2, r0, lsr #23 │ │ │ │ - eorseq r1, r8, ip, lsr lr │ │ │ │ + eorseq r2, r2, sl, asr ip │ │ │ │ + ldrheq r8, [r6], -lr │ │ │ │ + eorseq r2, r2, r0, lsl ip │ │ │ │ + eorseq r1, r8, ip, lsr #29 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r8, r0, lsl #28 │ │ │ │ + eorseq r1, r8, r0, ror lr │ │ │ │ @ instruction: 0xffffa0cf │ │ │ │ @ instruction: 0xffffa1ef │ │ │ │ @ instruction: 0xffffc273 │ │ │ │ @ instruction: 0xffff9f3b │ │ │ │ @ instruction: 0xffff9f05 │ │ │ │ @ instruction: 0xffff9f97 │ │ │ │ - eorseq r1, r8, r2, lsl sp │ │ │ │ - andseq r8, r6, r4, lsl r0 │ │ │ │ - andseq r8, r6, r0, lsl r0 │ │ │ │ - mlaseq r8, r8, ip, r1 │ │ │ │ + eorseq r1, r8, r2, lsl #27 │ │ │ │ + andseq r7, r6, r8, lsr #30 │ │ │ │ + andseq r7, r6, r4, lsr #30 │ │ │ │ + eorseq r1, r8, r8, lsl #26 │ │ │ │ andeq r1, r0, r8, ror #2 │ │ │ │ - eorseq r1, r8, r6, lsl ip │ │ │ │ - mulseq r6, r8, r5 │ │ │ │ - eoreq pc, sl, sl, lsr #19 │ │ │ │ + eorseq r1, r8, r6, lsl #25 │ │ │ │ + andseq r8, r6, ip, lsr #9 │ │ │ │ + eoreq pc, sl, lr, lsr #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r7, r6, r4, lsl #28 │ │ │ │ - eorseq r1, r2, r4, ror sp │ │ │ │ - eoreq pc, sl, lr, lsr ip @ │ │ │ │ - eorseq r1, r2, r0, lsl #24 │ │ │ │ - eorseq r1, r2, r0, lsr #22 │ │ │ │ - andseq r7, r6, r2, lsl fp │ │ │ │ - andseq r7, r6, sl, ror #21 │ │ │ │ - ldrshteq r1, [r2], -r2 │ │ │ │ - andseq r7, r6, r4, asr r9 │ │ │ │ - eorseq r1, r8, ip, asr #8 │ │ │ │ - eorseq r1, r8, r4, asr #8 │ │ │ │ - eorseq r1, r8, r6, asr #7 │ │ │ │ + andseq r7, r6, r8, lsl sp │ │ │ │ + eorseq r1, r2, r4, ror #27 │ │ │ │ + eoreq pc, sl, r2, asr #22 │ │ │ │ + eorseq r1, r2, r0, ror ip │ │ │ │ + mlaseq r2, r0, fp, r1 │ │ │ │ + andseq r7, r6, r6, lsr #20 │ │ │ │ + @ instruction: 0x001679fe │ │ │ │ + eorseq r1, r2, r2, ror #22 │ │ │ │ + andseq r7, r6, r8, ror #16 │ │ │ │ + ldrhteq r1, [r8], -ip │ │ │ │ + ldrhteq r1, [r8], -r4 │ │ │ │ + eorseq r1, r8, r6, lsr r4 │ │ │ │ teqlt sp, r5, ror #20 │ │ │ │ ldmdavs r0!, {r1, r2, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf76881e5 │ │ │ │ - @ instruction: 0x6128eb3c │ │ │ │ + @ instruction: 0x6128eb74 │ │ │ │ orrlt r6, r4, r4, lsr #21 │ │ │ │ cmnlt r3, r3, lsr #16 │ │ │ │ - blcs 1169e0 <__read_chk@plt+0xb160c> │ │ │ │ - blcs 1f0c10 <__read_chk@plt+0x18b83c> │ │ │ │ - bvs 1a70c34 <__read_chk@plt+0x1a0b860> │ │ │ │ + blcs 116970 <__read_chk@plt+0xb159c> │ │ │ │ + blcs 1f0ba0 <__read_chk@plt+0x18b7cc> │ │ │ │ + bvs 1a70bc4 <__read_chk@plt+0x1a0b7f0> │ │ │ │ rscsle r2, r3, r0, lsl #26 │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r8, fp, sp, lr} │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0x2c006aa4 │ │ │ │ - blls 531028 <__read_chk@plt+0x4cbc54> │ │ │ │ - blls 528d00 <__read_chk@plt+0x4c392c> │ │ │ │ + blls 530fb8 <__read_chk@plt+0x4cbbe4> │ │ │ │ + blls 528c90 <__read_chk@plt+0x4c38bc> │ │ │ │ @ instruction: 0xf013781b │ │ │ │ andle r0, r6, r2, lsl pc │ │ │ │ @ instruction: 0xf5a39b09 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf04f8350 │ │ │ │ @ instruction: 0xf78830ff │ │ │ │ - mulcs r1, fp, r9 │ │ │ │ - blx d388ba <__read_chk@plt+0xcd34e6> │ │ │ │ + mulcs r1, r9, r9 │ │ │ │ + blx d3884a <__read_chk@plt+0xcd3476> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ - blne 173ac1c <__read_chk@plt+0x16d5848> │ │ │ │ + blne 173abac <__read_chk@plt+0x16d57d8> │ │ │ │ @ instruction: 0xf5032200 │ │ │ │ andcs r5, r1, r0, asr #6 │ │ │ │ @ instruction: 0xf8d34479 │ │ │ │ @ instruction: 0xf8c34358 │ │ │ │ @ instruction: 0xf0e62358 │ │ │ │ - @ instruction: 0xf8dffb6d │ │ │ │ + @ instruction: 0xf8dffb15 │ │ │ │ ldrbtmi r3, [fp], #-2884 @ 0xfffff4bc │ │ │ │ @ instruction: 0xf02b6858 │ │ │ │ @ instruction: 0xf8dfffd5 │ │ │ │ @ instruction: 0x46021b3c │ │ │ │ ldrbtmi r4, [r9], #-1541 @ 0xfffff9fb │ │ │ │ andcs r9, r4, fp │ │ │ │ - blx 18b8c6e <__read_chk@plt+0x185389a> │ │ │ │ + blx 2b8bfe <__read_chk@plt+0x25382a> │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ cmppmi r8, #12779520 @ p-variant is OBSOLETE @ 0xc30000 │ │ │ │ - blx ff6b88fe <__read_chk@plt+0xff65352a> │ │ │ │ + blx ff6b888e <__read_chk@plt+0xff6534ba> │ │ │ │ @ instruction: 0x0620f015 │ │ │ │ andhi pc, r3, #0 │ │ │ │ @ instruction: 0xf0139b0b │ │ │ │ @ instruction: 0xf0400402 │ │ │ │ @ instruction: 0xf8df81f6 │ │ │ │ stmdals r8, {r2, r3, r8, r9, fp, ip, sp} │ │ │ │ stmdbls sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavc fp, {r1, r3, r4, r6, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fd6bd2 │ │ │ │ @ instruction: 0xf8dafe1d │ │ │ │ teqlt r8, r4, lsr r0 │ │ │ │ @ instruction: 0xf88ef0ce │ │ │ │ ldrsbtcc pc, [r4], -sl @ │ │ │ │ - blcs 11a988 <__read_chk@plt+0xb55b4> │ │ │ │ + blcs 11a918 <__read_chk@plt+0xb5544> │ │ │ │ movthi pc, #49152 @ 0xc000 @ │ │ │ │ @ instruction: 0x301cf8da │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 31d444 <__read_chk@plt+0x2b8070> │ │ │ │ + blls 31d3d4 <__read_chk@plt+0x2b8000> │ │ │ │ ldmdblt r5, {r0, r2, r3, r4, r6, fp, sp, lr} │ │ │ │ - bvs fec74988 <__read_chk@plt+0xfec0f5b4> │ │ │ │ + bvs fec74918 <__read_chk@plt+0xfec0f544> │ │ │ │ stmdavs fp!, {r0, r2, r4, r7, r8, ip, sp, pc} │ │ │ │ stmdavs fp!, {r0, r1, r7, r8, ip, sp, pc}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blcs 1171f4 <__read_chk@plt+0xb1e20> │ │ │ │ + blcs 117184 <__read_chk@plt+0xb1db0> │ │ │ │ ldmdavc pc, {r0, r2, r4, r5, r6, r7, ip, lr, pc} @ │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ eoreq pc, r0, r5, lsl #2 │ │ │ │ - @ instruction: 0xf970f0ed │ │ │ │ - bvs fec55118 <__read_chk@plt+0xfebefd44> │ │ │ │ + @ instruction: 0xf918f0ed │ │ │ │ + bvs fec550a8 <__read_chk@plt+0xfebefcd4> │ │ │ │ mvnle r2, r0, lsl #26 │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8c2f0ce │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ @ instruction: 0xf10ab11b │ │ │ │ @ instruction: 0xf0ed000c │ │ │ │ - @ instruction: 0xf8dbf961 │ │ │ │ + @ instruction: 0xf8dbf909 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [r8, sp, lsr #2] │ │ │ │ @ instruction: 0x81a7f100 │ │ │ │ @ instruction: 0xf0f59814 │ │ │ │ - @ instruction: 0xf8dbfed1 │ │ │ │ + @ instruction: 0xf8dbfe79 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r3, [r9, sp, lsr #2] │ │ │ │ @ instruction: 0x81acf100 │ │ │ │ @ instruction: 0xf1069814 │ │ │ │ - @ instruction: 0xf8dafc8f │ │ │ │ + @ instruction: 0xf8dafc37 │ │ │ │ @ instruction: 0xf8ca3008 │ │ │ │ tstlt fp, ip │ │ │ │ andeq pc, r8, sl, lsl #2 │ │ │ │ - mcr2 0, 0, pc, cr2, cr13, {7} @ │ │ │ │ + stc2 0, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ @ instruction: 0x0010f8da │ │ │ │ - @ instruction: 0xffd8f10d │ │ │ │ + @ instruction: 0xff80f10d │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ @ instruction: 0xf10ab11b │ │ │ │ @ instruction: 0xf0fd0014 │ │ │ │ - @ instruction: 0xf8dbfdf5 │ │ │ │ + @ instruction: 0xf8dbfd9d │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ smmlaeq r2, ip, r1, r2 │ │ │ │ @ instruction: 0xf8dad426 │ │ │ │ cmplt sl, r0, lsl r0 │ │ │ │ teqlt r8, r0 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf0e16bd9 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbhi pc, [sp, #-0]! @ │ │ │ │ - ldc2l 0, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ + ldc2 0, cr15, [sl], {253} @ 0xfd │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8ca4605 │ │ │ │ @ instruction: 0xf5030014 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blvs ff70a164 <__read_chk@plt+0xff6a4d90> │ │ │ │ - mrrc2 1, 0, pc, r6, cr6 @ │ │ │ │ + blvs ff70a0f4 <__read_chk@plt+0xff6a4d20> │ │ │ │ + blx b8dc2 <__read_chk@plt+0x539ee> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf50360a8 │ │ │ │ @ instruction: 0xf8da5340 │ │ │ │ @ instruction: 0xf8d35014 │ │ │ │ @ instruction: 0xf1060298 │ │ │ │ - rscvs pc, r8, fp, asr #24 │ │ │ │ + strdvs pc, [r8], #179 @ 0xb3 @ │ │ │ │ ldrsbtcc pc, [r0], -sl @ │ │ │ │ @ instruction: 0xf8dab14b │ │ │ │ teqlt r3, r0, lsl r0 │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ stmdavs pc!, {r2, r3, r8, sl, ip, lr} @ │ │ │ │ @ instruction: 0xf0012f00 │ │ │ │ @ instruction: 0xf8db80cd │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x065b30fd │ │ │ │ @ instruction: 0xf8dad50d │ │ │ │ tstlt fp, ip, lsr #32 │ │ │ │ eoreq pc, ip, sl, lsl #2 │ │ │ │ - @ instruction: 0xf8e8f0ed │ │ │ │ + @ instruction: 0xf890f0ed │ │ │ │ ldrsbtcc pc, [ip], -sl @ │ │ │ │ @ instruction: 0xf10ab11b │ │ │ │ @ instruction: 0xf0ed003c │ │ │ │ - bls 3fadfc <__read_chk@plt+0x395a28> │ │ │ │ + bls 3fac2c <__read_chk@plt+0x395858> │ │ │ │ @ instruction: 0xf0129b09 │ │ │ │ @ instruction: 0xf0000532 │ │ │ │ vmla.f32 d8, d3, d1[0] │ │ │ │ ldrdcs r4, [r0, -r4] │ │ │ │ ldreq pc, [r0, #-18] @ 0xffffffee │ │ │ │ @ instruction: 0xf0406019 │ │ │ │ cdpcs 0, 0, cr8, cr0, cr0, {7} │ │ │ │ strthi pc, [r0], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8df8666 │ │ │ │ andcs r2, r4, r8, ror #18 │ │ │ │ stmdbne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - blx 1d38e48 <__read_chk@plt+0x1cd3a74> │ │ │ │ + blx 738dd8 <__read_chk@plt+0x6d3a04> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcs CPSR_c, r3 @ │ │ │ │ sbceq pc, r0, #134217731 @ 0x8000003 │ │ │ │ @ instruction: 0xf0422a00 │ │ │ │ @ instruction: 0xf8d38449 │ │ │ │ stmdbcs r0, {r3, r7, r8, r9, ip} │ │ │ │ strbhi pc, [r4], #-2 @ │ │ │ │ @ instruction: 0xf3c59909 │ │ │ │ @ instruction: 0xf9931500 │ │ │ │ @ instruction: 0xf801311c │ │ │ │ - b 647bf0 <__read_chk@plt+0x5e281c> │ │ │ │ + b 647b80 <__read_chk@plt+0x5e27ac> │ │ │ │ @ instruction: 0xf04075d3 │ │ │ │ @ instruction: 0xf8df87e7 │ │ │ │ - bls 64af8c <__read_chk@plt+0x5e5bb8> │ │ │ │ - blls 3d2e38 <__read_chk@plt+0x36da64> │ │ │ │ + bls 64af1c <__read_chk@plt+0x5e5b48> │ │ │ │ + blls 3d2dc8 <__read_chk@plt+0x36d9f4> │ │ │ │ @ instruction: 0xf003920c │ │ │ │ tstls r7, #-2013265920 @ 0x88000000 │ │ │ │ @ instruction: 0xf0237913 │ │ │ │ tstvc r3, r7, lsl #6 │ │ │ │ @ instruction: 0xf7672000 │ │ │ │ - blls 338260 <__read_chk@plt+0x2d2e8c> │ │ │ │ + blls 3382d0 <__read_chk@plt+0x2d2efc> │ │ │ │ tsteq r2, r3, asr #18 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpne ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ mcrcs 6, 0, r8, cr0, cr0, {2} │ │ │ │ ldrhi pc, [lr, #-64] @ 0xffffffc0 │ │ │ │ stmiacs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - blls 34dd1c <__read_chk@plt+0x2e8948> │ │ │ │ + blls 34dcac <__read_chk@plt+0x2e88d8> │ │ │ │ tstls r2, #16, 22 @ 0x4000 │ │ │ │ vmin.s8 d20, d1, d13 │ │ │ │ strtmi r0, [r8], -r1, lsl #6 │ │ │ │ @ instruction: 0xf90cf0e1 │ │ │ │ @ instruction: 0xf0012c00 │ │ │ │ strtmi r8, [r8], -ip, lsl #3 │ │ │ │ - ldmib r6!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib lr!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ @ instruction: 0x81a8f041 │ │ │ │ strcs r2, [r1, #-1026] @ 0xfffffbfe │ │ │ │ @ instruction: 0xf0e39812 │ │ │ │ andcs pc, r2, #132096 @ 0x20400 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ @ instruction: 0xf82cf0c6 │ │ │ │ andsvs r9, r8, ip, lsl #22 │ │ │ │ @ instruction: 0xf8dab398 │ │ │ │ - blcs 108bb8 <__read_chk@plt+0xa37e4> │ │ │ │ + blcs 108b48 <__read_chk@plt+0xa3774> │ │ │ │ rsbhi pc, ip, #0 │ │ │ │ @ instruction: 0xf0412d00 │ │ │ │ @ instruction: 0xf8df82a2 │ │ │ │ ldrbtmi r5, [sp], #-2196 @ 0xfffff76c │ │ │ │ ldmib r3, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf1a26702 │ │ │ │ @ instruction: 0xf7670008 │ │ │ │ - stmib sp, {r3, r4, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ + stmib sp, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df5601 │ │ │ │ andcs r3, r1, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xf44f9d14 │ │ │ │ ldrbtmi r4, [fp], #-416 @ 0xfffffe60 │ │ │ │ andvc lr, r3, sp, asr #19 │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmib lr, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrmi pc, r0, #20971520 @ 0x1400000 │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ svccs 0x00fff883 │ │ │ │ stmdavs r8!, {r2, r3, r8, sl, fp, ip, pc} │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ stmdavs fp!, {r0, r1, r4, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf768823d │ │ │ │ - stmdavs r0, {r1, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ cdp2 0, 0, cr15, cr0, cr1, {7} │ │ │ │ ldmdane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf0e64479 │ │ │ │ - blls 3fb330 <__read_chk@plt+0x395f5c> │ │ │ │ + blls 3fb160 <__read_chk@plt+0x395d8c> │ │ │ │ @ instruction: 0x0720f013 │ │ │ │ ldrbthi pc, [lr], -r0 @ │ │ │ │ svcmi 0x007ff413 │ │ │ │ addshi pc, r4, r3, asr #32 │ │ │ │ ldmdacs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ movt r4, #54394 @ 0xd47a │ │ │ │ ldmdaeq r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1064478 │ │ │ │ - stmdavs r3!, {r0, r1, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blcs 1d4cdc <__read_chk@plt+0x16f908> │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + blcs 1d4c6c <__read_chk@plt+0x16f898> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr4, cr15, {1} │ │ │ │ - bls 576490 <__read_chk@plt+0x5110bc> │ │ │ │ + bls 576420 <__read_chk@plt+0x51104c> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bls 35d124 <__read_chk@plt+0x2f7d50> │ │ │ │ + bls 35d0b4 <__read_chk@plt+0x2f7ce0> │ │ │ │ addsvs pc, fp, #679477248 @ 0x28800000 │ │ │ │ stccs 8, cr6, [r0, #-84] @ 0xffffffac │ │ │ │ bichi pc, r4, #64 @ 0x40 │ │ │ │ svceq 0x0012f013 │ │ │ │ teqphi r9, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ubfxcc pc, pc, #17, #9 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0436c93 │ │ │ │ ldrvs r6, [r3], #768 @ 0x300 │ │ │ │ @ instruction: 0xf8dfe12f │ │ │ │ ldrdcs r2, [r4], -ip │ │ │ │ @ instruction: 0x17d8f8df │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - @ instruction: 0xf996f0e6 │ │ │ │ + @ instruction: 0xf93ef0e6 │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ - blls 3688f8 <__read_chk@plt+0x303524> │ │ │ │ + blls 368888 <__read_chk@plt+0x3034b4> │ │ │ │ mcrrmi 8, 0, pc, r4, cr3 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311cf993 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf8df8719 │ │ │ │ - bls 64aab8 <__read_chk@plt+0x5e56e4> │ │ │ │ + bls 64aa48 <__read_chk@plt+0x5e5674> │ │ │ │ andls r5, ip, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0xf0237913 │ │ │ │ tstvc r3, r7, lsl #6 │ │ │ │ @ instruction: 0xf0139b0b │ │ │ │ tstls r7, #-2013265920 @ 0x88000000 │ │ │ │ svcge 0x0030f47f │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @@ -155187,42 +155159,42 @@ │ │ │ │ ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdne pc, [r8, #128] @ 0x80 │ │ │ │ stmdavc fp, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df8189 │ │ │ │ andcs r1, r5, #124, 14 @ 0x1f00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 15, cr15, cr2, cr7, {3} │ │ │ │ + svc 0x002af767 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ ldc2l 0, cr15, [r4, #24] │ │ │ │ andcs lr, r1, #32, 10 @ 0x8000000 │ │ │ │ ldrdcs r2, [r0], -lr │ │ │ │ - ldc2l 1, cr15, [r2, #8] │ │ │ │ + ldc2l 1, cr15, [sl, #-8]! │ │ │ │ @ instruction: 0xf8dfe652 │ │ │ │ ldrbtmi r3, [fp], #-1880 @ 0xfffff8a8 │ │ │ │ eorscc r6, ip, r8, asr r8 │ │ │ │ mrc2 7, 5, pc, cr4, cr12, {7} │ │ │ │ @ instruction: 0xf005e601 │ │ │ │ ldrb pc, [r9, #3677]! @ 0xe5d @ │ │ │ │ bicscs r2, lr, r0, lsl #4 │ │ │ │ @ instruction: 0xf1024610 │ │ │ │ - strb pc, [sp], -r1, asr #27 @ │ │ │ │ + strb pc, [sp], -r9, ror #26 @ │ │ │ │ orrsvs pc, r9, #683671552 @ 0x28c00000 │ │ │ │ @ instruction: 0x1734f8df │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ @ instruction: 0xf0e6601d │ │ │ │ - @ instruction: 0xf8daf93d │ │ │ │ + @ instruction: 0xf8daf8e5 │ │ │ │ tstlt fp, r4, lsr r0 │ │ │ │ - blcs 11ad8c <__read_chk@plt+0xb59b8> │ │ │ │ + blcs 11ad1c <__read_chk@plt+0xb5948> │ │ │ │ @ instruction: 0x83baf040 │ │ │ │ ldrdcc pc, [r0], -sl @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdals r8, {r0, r1, r3, r8, r9, pc} │ │ │ │ - blx b9028 <__read_chk@plt+0x53c54> │ │ │ │ + blx b8fb8 <__read_chk@plt+0x53be4> │ │ │ │ mcrrne 6, 0, r4, r1, cr6 │ │ │ │ eorhi pc, ip, r2 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_c, r3 @ │ │ │ │ @ instruction: 0xf100075a │ │ │ │ ldrbeq r8, [pc, pc, lsl #15] │ │ │ │ @@ -155231,34 +155203,34 @@ │ │ │ │ strle r6, [r6, #-2064] @ 0xfffff7f0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r1, r4, r6, r8, sl, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf04a854e │ │ │ │ svcls 0x000ff993 │ │ │ │ tstlt ip, ip, lsr r8 │ │ │ │ - blcs 11ae04 <__read_chk@plt+0xb5a30> │ │ │ │ + blcs 11ad94 <__read_chk@plt+0xb59c0> │ │ │ │ strthi pc, [r1], #-64 @ 0xffffffc0 │ │ │ │ @ instruction: 0x3690f8df │ │ │ │ ldmpl r3, {r0, r2, r4, r9, fp, ip, pc}^ │ │ │ │ ldrmi r9, [sl], -ip, lsl #6 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ ssatcc pc, #21, pc, asr #17 @ │ │ │ │ ldclvs 4, cr4, [r8], {123} @ 0x7b │ │ │ │ - blls 3292d8 <__read_chk@plt+0x2c3f04> │ │ │ │ - bls 38e6e0 <__read_chk@plt+0x32930c> │ │ │ │ - blcc 8219a0 <__read_chk@plt+0x7bc5cc> │ │ │ │ + blls 329268 <__read_chk@plt+0x2c3e94> │ │ │ │ + bls 38e670 <__read_chk@plt+0x32929c> │ │ │ │ + blcc 821930 <__read_chk@plt+0x7bc55c> │ │ │ │ @ instruction: 0xf7fc6812 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, fp, #1 │ │ │ │ ldrsbtmi pc, [r4], -sl @ │ │ │ │ - blls 369a84 <__read_chk@plt+0x3046b0> │ │ │ │ + blls 369a14 <__read_chk@plt+0x304640> │ │ │ │ movwpl pc, #49827 @ 0xc2a3 @ │ │ │ │ - blcs 116e28 <__read_chk@plt+0xb1a54> │ │ │ │ + blcs 116db8 <__read_chk@plt+0xb19e4> │ │ │ │ ldrbhi pc, [r7, #-0] @ │ │ │ │ - bcs 11732c <__read_chk@plt+0xb1f58> │ │ │ │ + bcs 1172bc <__read_chk@plt+0xb1ee8> │ │ │ │ ldrbhi pc, [r3, #-0] @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrsbcc pc, [r4], #131 @ 0x83 @ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @@ -155269,179 +155241,179 @@ │ │ │ │ @ instruction: 0xf0c26809 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strcs fp, [r4], #-4008 @ 0xfffff058 │ │ │ │ addhi pc, fp, #268435468 @ 0x1000000c │ │ │ │ ldrdcc pc, [r0], -sl @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df84e4 │ │ │ │ - ldrbtmi r7, [pc], #-1600 @ fce10 <__read_chk@plt+0x97a3c> │ │ │ │ + ldrbtmi r7, [pc], #-1600 @ fcda0 <__read_chk@plt+0x979cc> │ │ │ │ teqlt r1, r9 @ │ │ │ │ @ instruction: 0xf0bd9808 │ │ │ │ @ instruction: 0xf107fb31 │ │ │ │ @ instruction: 0xf0ec0058 │ │ │ │ - @ instruction: 0xf8dfff0b │ │ │ │ + @ instruction: 0xf8dffeb3 │ │ │ │ ldrbtmi r3, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ @ instruction: 0x2054f893 │ │ │ │ - ldcvs 1, cr11, [pc, #-136] @ fcda8 <__read_chk@plt+0x979d4> │ │ │ │ + ldcvs 1, cr11, [pc, #-136] @ fcd38 <__read_chk@plt+0x97964> │ │ │ │ smuadeq r1, r7, r0 │ │ │ │ mvnshi pc, r1 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blls 41de08 <__read_chk@plt+0x3b8a34> │ │ │ │ - blcs 116eb0 <__read_chk@plt+0xb1adc> │ │ │ │ + blls 41dd98 <__read_chk@plt+0x3b89c4> │ │ │ │ + blcs 116e40 <__read_chk@plt+0xb1a6c> │ │ │ │ sbchi pc, r5, r2 │ │ │ │ @ instruction: 0xf0412c00 │ │ │ │ - bls 39dd04 <__read_chk@plt+0x338930> │ │ │ │ + bls 39dc94 <__read_chk@plt+0x3388c0> │ │ │ │ stmdals r8, {r8, r9, sp} │ │ │ │ @ instruction: 0x461a6811 │ │ │ │ stc2l 0, cr15, [lr], #776 @ 0x308 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0xf8df841d │ │ │ │ andcs r1, r5, #240, 10 @ 0x3c000000 │ │ │ │ ldrbtmi r2, [r9], #-1312 @ 0xfffffae0 │ │ │ │ - cdp 7, 1, cr15, cr14, cr7, {3} │ │ │ │ + cdp 7, 5, cr15, cr6, cr7, {3} │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ stc2 0, cr15, [r0, #-24] @ 0xffffffe8 │ │ │ │ ldrbne pc, [r8, #2271] @ 0x8df @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf884f0e6 │ │ │ │ + @ instruction: 0xf82cf0e6 │ │ │ │ @ instruction: 0xf0c5980c │ │ │ │ @ instruction: 0xf8dffd9d │ │ │ │ andcs r1, r1, ip, asr #11 │ │ │ │ @ instruction: 0xf0e64479 │ │ │ │ - @ instruction: 0xf000f87b │ │ │ │ - blls 56bfa0 <__read_chk@plt+0x506bcc> │ │ │ │ + @ instruction: 0xf000f823 │ │ │ │ + blls 56bf30 <__read_chk@plt+0x506b5c> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 8dd8c0 <__read_chk@plt+0x8784ec> │ │ │ │ + blls 8dd850 <__read_chk@plt+0x87847c> │ │ │ │ ldcvs 8, cr6, [r3], {90} @ 0x5a │ │ │ │ movwvs pc, #67 @ 0x43 @ │ │ │ │ movwcs r6, #1171 @ 0x493 │ │ │ │ strb r9, [r6], #-785 @ 0xfffffcef │ │ │ │ andseq pc, ip, sl, lsl #2 │ │ │ │ - cdp2 0, 11, cr15, cr12, cr12, {7} │ │ │ │ + cdp2 0, 6, cr15, cr4, cr12, {7} │ │ │ │ stmdacc r2, {r0, r2, r4, r5, r8, sl, sp, lr, pc} │ │ │ │ vadd.i8 d2, d0, d1 │ │ │ │ @ instruction: 0xf8568472 │ │ │ │ @ instruction: 0xf10a3c0c │ │ │ │ @ instruction: 0xf846001c │ │ │ │ movwcs r3, #3092 @ 0xc14 │ │ │ │ stccc 8, cr15, [ip], {70} @ 0x46 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0x301cf8da │ │ │ │ andls fp, lr, fp, lsl r1 │ │ │ │ - cdp2 0, 10, cr15, cr2, cr12, {7} │ │ │ │ - blls 6a2f30 <__read_chk@plt+0x63db5c> │ │ │ │ - blls 6e1b34 <__read_chk@plt+0x67c760> │ │ │ │ + cdp2 0, 4, cr15, cr10, cr12, {7} │ │ │ │ + blls 6a2ec0 <__read_chk@plt+0x63daec> │ │ │ │ + blls 6e1ac4 <__read_chk@plt+0x67c6f0> │ │ │ │ @ instruction: 0xf1a69311 │ │ │ │ cmnvs r3, r4, lsl r3 │ │ │ │ ldceq 8, cr15, [r0], {70} @ 0x46 │ │ │ │ ldmiblt r3, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavc r3, {r2, r3, r5, r7, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf894aba4 │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ @ instruction: 0xf7ff3034 │ │ │ │ @ instruction: 0xf8dfbb3c │ │ │ │ - bls 90a400 <__read_chk@plt+0x8a502c> │ │ │ │ + bls 90a390 <__read_chk@plt+0x8a4fbc> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ umaalcc pc, fp, r3, r8 @ │ │ │ │ biceq pc, r0, #201326595 @ 0xc000003 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs fdb50 <__read_chk@plt+0x9877c> │ │ │ │ + blcs fdae0 <__read_chk@plt+0x9870c> │ │ │ │ ldcge 4, cr15, [sp], {63} @ 0x3f │ │ │ │ mlascc r4, r2, r8, pc @ │ │ │ │ movweq pc, #36867 @ 0x9003 @ │ │ │ │ @ instruction: 0xf43f2b08 │ │ │ │ - blls 3281b8 <__read_chk@plt+0x2c2de4> │ │ │ │ + blls 328148 <__read_chk@plt+0x2c2d74> │ │ │ │ ldmdblt r3!, {r0, r1, r3, r4, r6, fp, sp, lr} │ │ │ │ stmdavc r9, {r0, r4, r7, sl, sp, lr, pc} │ │ │ │ - bvs fe7e9630 <__read_chk@plt+0xfe78425c> │ │ │ │ + bvs fe7e95c0 <__read_chk@plt+0xfe7841ec> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl, {r2, r3, r7, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bvs 17a819c <__read_chk@plt+0x1742dc8> │ │ │ │ + bvs 17a812c <__read_chk@plt+0x1742d58> │ │ │ │ rscsle r2, r4, r0, lsl #20 │ │ │ │ mlasne r4, r2, r8, pc @ │ │ │ │ tstpeq r9, r1 @ p-variant is OBSOLETE │ │ │ │ rscle r2, lr, r8, lsl #18 │ │ │ │ stmdbcs r0, {r0, r4, r6, r8, fp, sp, lr} │ │ │ │ stmdavs r9, {r0, r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #18 │ │ │ │ mlascc r5, r2, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r5, r2, lsl #17 │ │ │ │ subcs lr, r0, #1895825408 @ 0x71000000 │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ - b 123ad4c <__read_chk@plt+0x11d5978> │ │ │ │ + b 203acdc <__read_chk@plt+0x1fd5908> │ │ │ │ stchi 8, cr15, [r8], {70} @ 0x46 │ │ │ │ ldmdblt r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq pc, r4, sl, lsl #2 │ │ │ │ - cdp2 0, 3, cr15, cr12, cr12, {7} │ │ │ │ + stc2l 0, cr15, [r4, #944]! @ 0x3b0 │ │ │ │ ldmdals sp, {r1, r2, r3, r5, r7, sl, sp, lr, pc} │ │ │ │ mcrr2 0, 4, pc, lr, cr9 @ │ │ │ │ ldmlt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf002b963 │ │ │ │ - bvs 17abac4 <__read_chk@plt+0x17466f0> │ │ │ │ + bvs 17aba54 <__read_chk@plt+0x1746680> │ │ │ │ @ instruction: 0xf892b122 │ │ │ │ @ instruction: 0x07d72035 │ │ │ │ ldrbhi pc, [sp, #-256] @ 0xffffff00 @ │ │ │ │ - blcs 117a54 <__read_chk@plt+0xb2680> │ │ │ │ + blcs 1179e4 <__read_chk@plt+0xb2610> │ │ │ │ strbthi pc, [sp], #-1 @ │ │ │ │ stccs 8, cr6, [r0], {28} │ │ │ │ @ instruction: 0xf8dfd1f1 │ │ │ │ ldrbtmi r3, [fp], #-1136 @ 0xfffffb90 │ │ │ │ @ instruction: 0xf8d0931b │ │ │ │ tstlt fp, r0, lsr #4 │ │ │ │ - blcs 11b070 <__read_chk@plt+0xb5c9c> │ │ │ │ + blcs 11b000 <__read_chk@plt+0xb5c2c> │ │ │ │ ldrthi pc, [r7], -r1, asr #32 @ │ │ │ │ @ instruction: 0xf44f9c09 │ │ │ │ @ instruction: 0xf1a45280 │ │ │ │ tstls r2, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xf7684618 │ │ │ │ - @ instruction: 0xf8dfe84a │ │ │ │ + @ instruction: 0xf8dfe882 │ │ │ │ ldrbtmi r1, [r9], #-1100 @ 0xfffffbb4 │ │ │ │ vqsub.s8 d2, d13, d17 │ │ │ │ movwcs r5, #124 @ 0x7c │ │ │ │ svccc 0x00f0f884 │ │ │ │ - ldmda lr!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r6!, {r3, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdbls r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdals r2, {sl, sp} │ │ │ │ strls r2, [r0], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf8033914 │ │ │ │ @ instruction: 0x46234c13 │ │ │ │ - blx fe23933e <__read_chk@plt+0xfe1d3f6a> │ │ │ │ + blx fe2392ce <__read_chk@plt+0xfe1d3efa> │ │ │ │ andsvs r9, r8, ip, lsl #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldrls r8, [r7], #-1808 @ 0xfffff8f0 │ │ │ │ tstlt sl, lr, lsl #20 │ │ │ │ @ instruction: 0xf0437a13 │ │ │ │ andsvc r0, r3, #4, 6 @ 0x10000000 │ │ │ │ - blcs e3c90 <__read_chk@plt+0x7e8bc> │ │ │ │ + blcs e3c20 <__read_chk@plt+0x7e84c> │ │ │ │ ldrbhi pc, [fp, #512] @ 0x200 @ │ │ │ │ tstlt fp, r0, lsl fp │ │ │ │ @ instruction: 0x071e781b │ │ │ │ ldrbhi pc, [r9, #-257]! @ 0xfffffeff @ │ │ │ │ tstlt fp, fp, lsl fp │ │ │ │ - blcs 11b0e8 <__read_chk@plt+0xb5d14> │ │ │ │ + blcs 11b078 <__read_chk@plt+0xb5ca4> │ │ │ │ strthi pc, [r9], #-65 @ 0xffffffbf │ │ │ │ @ instruction: 0x3018f8da │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - bls 81e1c4 <__read_chk@plt+0x7b8df0> │ │ │ │ + bls 81e154 <__read_chk@plt+0x7b8d80> │ │ │ │ @ instruction: 0xf0237a13 │ │ │ │ @ instruction: 0xf0430306 │ │ │ │ andsvc r0, r3, #402653184 @ 0x18000000 │ │ │ │ ldrbtmi r4, [r8], #-2292 @ 0xfffff70c │ │ │ │ - @ instruction: 0xf912f106 │ │ │ │ + @ instruction: 0xf8baf106 │ │ │ │ andsvs r9, r8, #28, 22 @ 0x7000 │ │ │ │ vmlsl.s32 , d2, d9 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdbvs sp, {r2, r4, r6, r7, r8, sl, pc} │ │ │ │ @ instruction: 0xf0012d00 │ │ │ │ stmdavs ip!, {r1, r2, r3, r4, r5, r6, r7, sl, pc} │ │ │ │ @@ -155449,178 +155421,178 @@ │ │ │ │ @ instruction: 0xf5a28450 │ │ │ │ ldmdavs r0, {r0, r1, r2, r3, r4, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ ldmdbvs ip, {r0, r1, r3, r4, r5, r6, r7, sl, pc}^ │ │ │ │ stmdavs r7!, {r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412f00 │ │ │ │ @ instruction: 0xf1068471 │ │ │ │ - bls 8bb4ac <__read_chk@plt+0x8560d8> │ │ │ │ - bvc 5ceae4 <__read_chk@plt+0x569710> │ │ │ │ + bls 8bb2dc <__read_chk@plt+0x855f08> │ │ │ │ + bvc 5cea74 <__read_chk@plt+0x5696a0> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ stmdacs r0, {r0, r1, r4, r9, ip, sp, lr} │ │ │ │ ldrbthi pc, [r9], #-1 @ │ │ │ │ @ instruction: 0xf8c39b1e │ │ │ │ - blls 31d17c <__read_chk@plt+0x2b7da8> │ │ │ │ + blls 31d10c <__read_chk@plt+0x2b7d38> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldmdblt ip!, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf767e00d │ │ │ │ - bvs fea38c74 <__read_chk@plt+0xfe9d38a0> │ │ │ │ + bvs fea38ce4 <__read_chk@plt+0xfe9d3910> │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ tstlt r4, r0, lsl #9 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf1b8d1f5 │ │ │ │ @ instruction: 0xf0410f00 │ │ │ │ - blls 31e8c4 <__read_chk@plt+0x2b94f0> │ │ │ │ + blls 31e854 <__read_chk@plt+0x2b9480> │ │ │ │ ldmdblt r4, {r2, r3, r4, r6, fp, sp, lr} │ │ │ │ - bvs fea35180 <__read_chk@plt+0xfe9cfdac> │ │ │ │ + bvs fea35110 <__read_chk@plt+0xfe9cfd3c> │ │ │ │ stmdavs r3!, {r2, r3, r4, r7, r8, ip, sp, pc} │ │ │ │ stmdavs r3!, {r0, r1, r3, r7, r8, ip, sp, pc}^ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - blcs 117ac8 <__read_chk@plt+0xb26f4> │ │ │ │ + blcs 117a58 <__read_chk@plt+0xb2684> │ │ │ │ ldmdbvs sp, {r0, r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ - blcs 1171f0 <__read_chk@plt+0xb1e1c> │ │ │ │ + blcs 117180 <__read_chk@plt+0xb1dac> │ │ │ │ stmiami sl, {r0, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf1064478 │ │ │ │ - bvs fea3b43c <__read_chk@plt+0xfe9d6068> │ │ │ │ + bvs fea3b26c <__read_chk@plt+0xfe9d5e98> │ │ │ │ stccs 0, cr6, [r0], {40} @ 0x28 │ │ │ │ @ instruction: 0xf8dbd1eb │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf042210e │ │ │ │ @ instruction: 0xf8830201 │ │ │ │ - blls 3855a4 <__read_chk@plt+0x3201d0> │ │ │ │ + blls 385534 <__read_chk@plt+0x320160> │ │ │ │ stmdahi fp, {r0, r3, r4, fp, sp, lr} │ │ │ │ svclt 0x00182b01 │ │ │ │ tstle r0, fp, lsl #12 │ │ │ │ ldmvs sp, {r0, r1, r3, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ ldcmi 1, cr11, [sp], #724 @ 0x2d4 │ │ │ │ and r4, r1, ip, ror r4 │ │ │ │ cmnlt sp, sp, lsr #17 │ │ │ │ strtmi r6, [r1], -r8, lsr #16 │ │ │ │ @ instruction: 0xffa8f0e0 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ tstlt r3, fp, ror #16 │ │ │ │ @ instruction: 0xf0ec1d28 │ │ │ │ - ldmmi r6!, {r0, r2, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmmi r6!, {r0, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1064478 │ │ │ │ - rsbvs pc, r8, pc, lsl #17 │ │ │ │ + rsbvs pc, r8, r7, lsr r8 @ │ │ │ │ ldmdavs r9, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ stmdals r8, {r8, r9, sp} │ │ │ │ @ instruction: 0xf0c2461a │ │ │ │ stmdacs r0, {r0, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [r7], #704 @ 0x2c0 │ │ │ │ - blcs 123e1c <__read_chk@plt+0xbea48> │ │ │ │ + blcs 123dac <__read_chk@plt+0xbe9d8> │ │ │ │ cmnphi r4, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0139b0b │ │ │ │ @ instruction: 0xf0410402 │ │ │ │ ldmdbls r2, {r1, r2, r3, r6, r9, sl, pc} │ │ │ │ andcs r2, r2, sl, lsl #4 │ │ │ │ ldc2l 0, cr15, [r6], #788 @ 0x314 │ │ │ │ strmi r9, [r7], -r9, lsl #28 │ │ │ │ ldrvs pc, [sl, #1446] @ 0x5a6 │ │ │ │ stmdacs r0, {r3, r5, sp, lr} │ │ │ │ ldrbthi pc, [ip], -r1 @ │ │ │ │ - blls 324e1c <__read_chk@plt+0x2bfa48> │ │ │ │ + blls 324dac <__read_chk@plt+0x2bf9d8> │ │ │ │ @ instruction: 0xf1a36839 │ │ │ │ @ instruction: 0xf05a000c │ │ │ │ - blls 33be9c <__read_chk@plt+0x2d6ac8> │ │ │ │ + blls 33be2c <__read_chk@plt+0x2d6a58> │ │ │ │ @ instruction: 0xf1a36829 │ │ │ │ @ instruction: 0xf05a0008 │ │ │ │ andcs pc, r0, #130048 @ 0x1fc00 │ │ │ │ @ instruction: 0x46116838 │ │ │ │ @ instruction: 0xf8c2f0c6 │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf0c66828 │ │ │ │ @ instruction: 0xf05af8bd │ │ │ │ - blmi fe73c4e8 <__read_chk@plt+0xfe6d7114> │ │ │ │ + blmi fe73c478 <__read_chk@plt+0xfe6d70a4> │ │ │ │ tstcs r0, r5, lsl sl │ │ │ │ tstls r6, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf05a4618 │ │ │ │ @ instruction: 0xf5a6fce7 │ │ │ │ ldmdavs r9, {r0, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ bicmi pc, ip, #1610612746 @ 0x6000000a │ │ │ │ @ instruction: 0xf05a6818 │ │ │ │ cdpne 13, 0, cr15, cr2, cr9, {4} │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ andle r2, r4, r0, lsl #14 │ │ │ │ andcs r4, r1, lr, lsl #19 │ │ │ │ @ instruction: 0xf0e54479 │ │ │ │ - blls 43ccd4 <__read_chk@plt+0x3d7900> │ │ │ │ + blls 43cb04 <__read_chk@plt+0x3d7730> │ │ │ │ @ instruction: 0xf05a6818 │ │ │ │ - blls 37bea4 <__read_chk@plt+0x316ad0> │ │ │ │ + blls 37be34 <__read_chk@plt+0x316a60> │ │ │ │ orrsvs pc, sl, #683671552 @ 0x28c00000 │ │ │ │ @ instruction: 0xf05a6818 │ │ │ │ - blls 33c008 <__read_chk@plt+0x2d6c34> │ │ │ │ + blls 33bf98 <__read_chk@plt+0x2d6bc4> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx fecb9582 <__read_chk@plt+0xfec541ae> │ │ │ │ + blx fecb9512 <__read_chk@plt+0xfec5413e> │ │ │ │ @ instruction: 0xf0412c00 │ │ │ │ @ instruction: 0xf8db85f6 │ │ │ │ stmdals ip, {ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x210ef893 │ │ │ │ andeq pc, r1, #34 @ 0x22 │ │ │ │ smlabbcs lr, r3, r8, pc @ │ │ │ │ - blx fe8b95a2 <__read_chk@plt+0xfe8541ce> │ │ │ │ + blx fe8b9532 <__read_chk@plt+0xfe85415e> │ │ │ │ ldreq r9, [ip], fp, lsl #22 │ │ │ │ msrhi CPSR_fc, #64, 2 │ │ │ │ @ instruction: 0xf4139b0b │ │ │ │ @ instruction: 0xf0424f7f │ │ │ │ svccs 0x00008547 │ │ │ │ strbhi pc, [ip], r1 @ │ │ │ │ ldrbtmi r4, [sl], #-2679 @ 0xfffff589 │ │ │ │ andcs r4, r1, r7, ror r9 │ │ │ │ @ instruction: 0xf0e54479 │ │ │ │ - @ instruction: 0xf005fe6f │ │ │ │ + @ instruction: 0xf005fe17 │ │ │ │ @ instruction: 0xf7fffd3d │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r9, fp, ip, sp, pc} │ │ │ │ ldmdbge r1!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 11b2d0 <__read_chk@plt+0xb5efc> │ │ │ │ + blcs 11b260 <__read_chk@plt+0xb5e8c> │ │ │ │ stmdbge sp!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ stmdblt r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r4, ip, ror #20 │ │ │ │ ldrbtmi r4, [sl], #-2412 @ 0xfffff694 │ │ │ │ @ instruction: 0xf0e54479 │ │ │ │ - stccs 14, cr15, [r0], {85} @ 0x55 │ │ │ │ - blge ff9ba4e8 <__read_chk@plt+0xff955114> │ │ │ │ - bls 663f14 <__read_chk@plt+0x5feb40> │ │ │ │ + stccs 13, cr15, [r0], {253} @ 0xfd │ │ │ │ + blge ff9ba478 <__read_chk@plt+0xff9550a4> │ │ │ │ + bls 663ea4 <__read_chk@plt+0x5fead0> │ │ │ │ mcrrmi 8, 0, pc, r4, cr3 @ │ │ │ │ ldmpl r2, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ tstls r7, #32, 6 @ 0x80000000 │ │ │ │ ldmdbvc r3, {r2, r3, r9, ip, pc} │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ @ instruction: 0xf7ff7113 │ │ │ │ stmdbvc r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ - bcs 104714 <__read_chk@plt+0x9f340> │ │ │ │ + bcs 1046a4 <__read_chk@plt+0x9f2d0> │ │ │ │ subhi pc, lr, #1 │ │ │ │ @ instruction: 0xf8019f09 │ │ │ │ @ instruction: 0xf8112c04 │ │ │ │ - bcs 108f24 <__read_chk@plt+0xa3b50> │ │ │ │ + bcs 108eb4 <__read_chk@plt+0xa3ae0> │ │ │ │ @ instruction: 0x9709d1f9 │ │ │ │ @ instruction: 0xf04f9b11 │ │ │ │ tstls r7, #1703936 @ 0x1a0000 │ │ │ │ tstls r6, #14336 @ 0x3800 │ │ │ │ @ instruction: 0xf8012300 │ │ │ │ ldrls r3, [r3], -r4, lsl #24 │ │ │ │ stccc 8, cr15, [ip], #-344 @ 0xfffffea8 │ │ │ │ ldrls r9, [r1], #-1294 @ 0xfffffaf2 │ │ │ │ mcrlt 7, 3, pc, cr3, cr14, {7} @ │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8daacf0 │ │ │ │ - blcs 1093f4 <__read_chk@plt+0xa4020> │ │ │ │ + blcs 109384 <__read_chk@plt+0xa3fb0> │ │ │ │ stclge 4, cr15, [fp], #508 @ 0x1fc │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs fp, {r2, r5, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8daace4 │ │ │ │ - blcs 10943c <__read_chk@plt+0xa4068> │ │ │ │ + blcs 1093cc <__read_chk@plt+0xa3ff8> │ │ │ │ ldclge 4, cr15, [pc], {127} @ 0x7f │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0022b00 │ │ │ │ ldmdavc fp, {r1, r2, r3, r4, r6, r8, r9, pc} │ │ │ │ @ instruction: 0xf0022b00 │ │ │ │ @ instruction: 0xf8db835a │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @@ -155630,156 +155602,156 @@ │ │ │ │ stmdals r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xffcaf0bc │ │ │ │ mcrrne 6, 0, r4, r1, cr6 │ │ │ │ ldrbthi pc, [r8], #1 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_c, r3 @ │ │ │ │ - blls 3766e8 <__read_chk@plt+0x311314> │ │ │ │ + blls 376678 <__read_chk@plt+0x3112a4> │ │ │ │ orrsvs pc, fp, #683671552 @ 0x28c00000 │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ ldclge 4, cr15, [r9, #-252]! @ 0xffffff04 │ │ │ │ ldrbtmi r4, [fp], #-2868 @ 0xfffff4cc │ │ │ │ - blls 317540 <__read_chk@plt+0x2b216c> │ │ │ │ + blls 3174d0 <__read_chk@plt+0x2b20fc> │ │ │ │ stmdavs fp!, {r2, r3, r4, r6, fp, sp, lr}^ │ │ │ │ ldmdblt r4, {r0, r1, r4, r5, r7, r8, r9, sp, lr}^ │ │ │ │ stmdavs r9!, {r2, r3, sp, lr, pc} │ │ │ │ - cdp 7, 1, cr15, cr14, cr7, {3} │ │ │ │ - bvs 19eb83c <__read_chk@plt+0x1986468> │ │ │ │ + cdp 7, 5, cr15, cr6, cr7, {3} │ │ │ │ + bvs 19eb7cc <__read_chk@plt+0x19863f8> │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - bvs fea1ea1c <__read_chk@plt+0xfe9b9648> │ │ │ │ + bvs fea1e9ac <__read_chk@plt+0xfe9b95d8> │ │ │ │ stmdavs r0!, {r2, r4, r8, ip, sp, pc} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0436cb3 │ │ │ │ ldrtvs r6, [r3], #768 @ 0x300 │ │ │ │ svclt 0x0000e55d │ │ │ │ - mulseq r6, r8, r7 │ │ │ │ - mlaseq r8, lr, r2, r1 │ │ │ │ - andseq r7, r6, lr, lsl #15 │ │ │ │ - eorseq r1, r8, ip, asr r2 │ │ │ │ - @ instruction: 0x001675d0 │ │ │ │ - @ instruction: 0x001675d6 │ │ │ │ + andseq r7, r6, ip, lsr #13 │ │ │ │ + eorseq r1, r8, lr, lsl #6 │ │ │ │ + andseq r7, r6, r2, lsr #13 │ │ │ │ + eorseq r1, r8, ip, asr #5 │ │ │ │ + andseq r7, r6, r4, ror #9 │ │ │ │ + andseq r7, r6, sl, ror #9 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - andseq r7, r6, r0, ror #5 │ │ │ │ - andseq r9, r5, sl, ror #10 │ │ │ │ - andseq r7, r6, r2, asr #10 │ │ │ │ - @ instruction: 0x001675d8 │ │ │ │ - andseq r7, r6, ip, lsl r2 │ │ │ │ - eoreq lr, sl, r0, lsr sp │ │ │ │ - eorseq r0, r8, r4, lsl pc │ │ │ │ - andseq r7, r6, r4, asr #8 │ │ │ │ - andseq r7, r6, r2, lsr #8 │ │ │ │ - andseq r7, r6, r2, ror r4 │ │ │ │ - eorseq r0, r8, r2, ror lr │ │ │ │ - andseq r7, r6, r2, asr #11 │ │ │ │ - eorseq r0, r8, r8, asr #27 │ │ │ │ + @ instruction: 0x001671f4 │ │ │ │ + andseq r9, r5, lr, ror r4 │ │ │ │ + andseq r7, r6, r6, asr r4 │ │ │ │ + andseq r7, r6, ip, ror #9 │ │ │ │ + andseq r7, r6, r0, lsr r1 │ │ │ │ + eoreq lr, sl, r4, lsr ip │ │ │ │ + eorseq r0, r8, r4, lsl #31 │ │ │ │ + andseq r7, r6, r8, asr r3 │ │ │ │ + andseq r7, r6, r6, lsr r3 │ │ │ │ + andseq r7, r6, r6, lsl #7 │ │ │ │ + eorseq r0, r8, r2, ror #29 │ │ │ │ + @ instruction: 0x001674d6 │ │ │ │ + eorseq r0, r8, r8, lsr lr │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r0, r8, sl, asr #26 │ │ │ │ - eorseq r0, r8, r2, lsr sp │ │ │ │ - andseq r6, r6, sl, ror #29 │ │ │ │ - @ instruction: 0x00166ef2 │ │ │ │ - andseq r7, r6, r4, ror #12 │ │ │ │ - eorseq r0, r8, r8, lsr #24 │ │ │ │ - eoreq r0, r9, lr, lsr r1 │ │ │ │ - andseq r7, r6, lr, lsr r1 │ │ │ │ - andseq sp, r4, lr, ror #11 │ │ │ │ - strdeq lr, [sl], -r8 @ │ │ │ │ - andseq r6, r5, r4, ror #26 │ │ │ │ - andseq r0, r5, r4, lsl #9 │ │ │ │ + ldrhteq r0, [r8], -sl │ │ │ │ + eorseq r0, r8, r2, lsr #27 │ │ │ │ + @ instruction: 0x00166dfe │ │ │ │ + andseq r6, r6, r6, lsl #28 │ │ │ │ + andseq r7, r6, r8, ror r5 │ │ │ │ + mlaseq r8, r8, ip, r0 │ │ │ │ + eoreq r0, r9, r2, asr r0 │ │ │ │ + andseq r7, r6, r2, asr r0 │ │ │ │ + andseq sp, r4, r6, lsr r5 │ │ │ │ + strdeq lr, [sl], -ip @ │ │ │ │ + andseq r6, r5, r8, ror ip │ │ │ │ + andseq r0, r5, ip, asr #7 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - andseq r6, r6, r8, asr #30 │ │ │ │ - andseq r6, r6, r6, ror fp │ │ │ │ - andseq r6, r6, ip, lsr pc │ │ │ │ - andseq r7, r6, lr, asr #4 │ │ │ │ - andseq r6, r6, r0, lsr #27 │ │ │ │ - mlaseq r8, r6, r7, r0 │ │ │ │ + andseq r6, r6, ip, asr lr │ │ │ │ + andseq r6, r6, sl, lsl #21 │ │ │ │ + andseq r6, r6, r0, asr lr │ │ │ │ + andseq r7, r6, r2, ror #2 │ │ │ │ + @ instruction: 0x00166cb4 │ │ │ │ + eorseq r0, r8, r6, lsl #16 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x411bf893 │ │ │ │ strbeq pc, [r0], #-20 @ 0xffffffec @ │ │ │ │ ldcge 4, cr15, [ip], #-508 @ 0xfffffe04 │ │ │ │ stcne 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7674479 │ │ │ │ - rsbcs lr, lr, #1024000 @ 0xfa000 │ │ │ │ + rsbcs lr, lr, #51200 @ 0xc800 │ │ │ │ ldrmi r4, [r1], -r3, lsr #12 │ │ │ │ @ instruction: 0xf7e29400 │ │ │ │ stmdacs lr!, {r0, r1, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stcge 4, cr15, [ip], #-508 @ 0xfffffe04 │ │ │ │ stcne 8, cr15, [ip], {223} @ 0xdf │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7674479 │ │ │ │ - strtmi lr, [r1], -sl, ror #21 │ │ │ │ + strtmi lr, [r1], -r2, lsr #22 │ │ │ │ andcs r4, r3, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf0062004 │ │ │ │ @ instruction: 0xf8dff9cb │ │ │ │ strdcs r1, [r4], -r8 │ │ │ │ @ instruction: 0xf0e54479 │ │ │ │ - @ instruction: 0xf7fffd4f │ │ │ │ + @ instruction: 0xf7fffcf7 │ │ │ │ @ instruction: 0xf8dab911 │ │ │ │ ldmvs r8, {r4, ip, sp}^ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dbaa7d │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf0e0129c │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge fe43a614 <__read_chk@plt+0xfe3d5240> │ │ │ │ + bge fe43a5a4 <__read_chk@plt+0xfe3d51d0> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addsne pc, r8, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x3010f8da │ │ │ │ @ instruction: 0xf0e068d8 │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge 1a3a730 <__read_chk@plt+0x19d535c> │ │ │ │ - blt 203b534 <__read_chk@plt+0x1fd6160> │ │ │ │ - blne feb3b8b8 <__read_chk@plt+0xfead64e4> │ │ │ │ + bge 1a3a6c0 <__read_chk@plt+0x19d52ec> │ │ │ │ + blt 203b4c4 <__read_chk@plt+0x1fd60f0> │ │ │ │ + blne feb3b848 <__read_chk@plt+0xfead6474> │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ @ instruction: 0xf894bc09 │ │ │ │ @ instruction: 0xf0422034 │ │ │ │ @ instruction: 0xf8840240 │ │ │ │ - blcs 105620 <__read_chk@plt+0xa024c> │ │ │ │ + blcs 1055b0 <__read_chk@plt+0xa01dc> │ │ │ │ ldclge 4, cr15, [r8, #504]! @ 0x1f8 │ │ │ │ ldcllt 7, cr15, [r8, #1016]! @ 0x3f8 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #32803 @ 0x8023 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ mcrlt 7, 3, pc, cr1, cr14, {7} @ │ │ │ │ - blcs 203b8e8 <__read_chk@plt+0x1fd6514> │ │ │ │ + blcs 203b878 <__read_chk@plt+0x1fd64a4> │ │ │ │ @ instruction: 0xf7ff447a │ │ │ │ - blls 3ac0f4 <__read_chk@plt+0x346d20> │ │ │ │ + blls 3ac084 <__read_chk@plt+0x346cb0> │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ ldmdavs fp, {r0, r2, r3, pc} │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - bls 55d5a8 <__read_chk@plt+0x4f81d4> │ │ │ │ + bls 55d538 <__read_chk@plt+0x4f8164> │ │ │ │ ldmdaeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - bls 4a1de8 <__read_chk@plt+0x43ca14> │ │ │ │ + bls 4a1d78 <__read_chk@plt+0x43c9a4> │ │ │ │ @ instruction: 0x96139216 │ │ │ │ mcrlt 7, 2, pc, cr7, cr14, {7} @ │ │ │ │ @ instruction: 0xf04f9b11 │ │ │ │ tstls r7, #1703936 @ 0x1a0000 │ │ │ │ tstls r6, #14336 @ 0x3800 │ │ │ │ @ instruction: 0xf8df9613 │ │ │ │ andcs r3, r7, #72, 22 @ 0x12000 │ │ │ │ andcs r2, r5, r3, lsl #2 │ │ │ │ @ instruction: 0xf006447b │ │ │ │ - blls 6bbb48 <__read_chk@plt+0x656774> │ │ │ │ - blls 6e21f0 <__read_chk@plt+0x67ce1c> │ │ │ │ + blls 6bbad8 <__read_chk@plt+0x656704> │ │ │ │ + blls 6e2180 <__read_chk@plt+0x67cdac> │ │ │ │ @ instruction: 0xf7fe9311 │ │ │ │ @ instruction: 0xf8dbbe3a │ │ │ │ @ instruction: 0xf5011000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ teqlt fp, ip, ror #1 │ │ │ │ strtmi r3, [r0], -r4, lsr #2 │ │ │ │ stc2 0, cr15, [r4, #896] @ 0x380 │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ ldmdavs ip!, {r2, r4, r9, sl, pc} │ │ │ │ - blcc 43b960 <__read_chk@plt+0x3d658c> │ │ │ │ - bls 64ee68 <__read_chk@plt+0x5e9a94> │ │ │ │ + blcc 43b8f0 <__read_chk@plt+0x3d651c> │ │ │ │ + bls 64edf8 <__read_chk@plt+0x5e9a24> │ │ │ │ ldmpl r7, {r3, r8, fp, ip, pc}^ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ strls r3, [ip, -r8, lsl #18] │ │ │ │ @ instruction: 0xf024793c │ │ │ │ teqvc ip, r6, lsl #8 │ │ │ │ @ instruction: 0xf0bd9300 │ │ │ │ strmi pc, [r4], -r7, lsr #17 │ │ │ │ @@ -155787,332 +155759,332 @@ │ │ │ │ strhi pc, [r0, r1] │ │ │ │ ldmdavs r8, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ stc2l 0, cr15, [sl, #-612]! @ 0xfffffd9c │ │ │ │ tstpvs r0, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0c54620 │ │ │ │ @ instruction: 0xf7fffc49 │ │ │ │ @ instruction: 0xf8dabbb5 │ │ │ │ - blcs 1096a8 <__read_chk@plt+0xa42d4> │ │ │ │ + blcs 109638 <__read_chk@plt+0xa4264> │ │ │ │ strbthi pc, [r2], -r0 @ │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ ldmdbvs sl, {r0, r1, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dbb192 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ cmplt r3, r8, lsr #1 │ │ │ │ cmplt r3, fp, lsl r8 │ │ │ │ - bcc fe93b9d0 <__read_chk@plt+0xfe8d65fc> │ │ │ │ + bcc fe93b960 <__read_chk@plt+0xfe8d658c> │ │ │ │ ldrmi r2, [r1], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf90ef006 │ │ │ │ @ instruction: 0xf8df2200 │ │ │ │ @ instruction: 0xf8df3a94 │ │ │ │ ldmdals r5, {r2, r4, r7, r9, fp, ip} │ │ │ │ stcls 4, cr4, [r8, #-492] @ 0xfffffe14 │ │ │ │ strtmi r5, [r8], -r1, asr #16 │ │ │ │ tstls r1, fp, lsl sp │ │ │ │ - bne fe23b9f8 <__read_chk@plt+0xfe1d6624> │ │ │ │ + bne fe23b988 <__read_chk@plt+0xfe1d65b4> │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ stmdavs r9, {r1, r3, r8, fp, ip, pc} │ │ │ │ cdp2 0, 6, cr15, cr8, cr2, {6} │ │ │ │ stmdacs r0, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ vceq.i8 d22, d1, d14 │ │ │ │ @ instruction: 0xf04483cf │ │ │ │ cdpcs 5, 0, cr0, cr0, cr1, {0} │ │ │ │ strhi pc, [r1, #1]! │ │ │ │ ldrpl pc, [r7, -sp, lsl #10] │ │ │ │ - bne 193ba20 <__read_chk@plt+0x18d664c> │ │ │ │ + bne 193b9b0 <__read_chk@plt+0x18d65dc> │ │ │ │ streq pc, [r8], -r7, lsr #3 │ │ │ │ ldrbtmi r2, [r9], #-561 @ 0xfffffdcf │ │ │ │ @ instruction: 0x97164630 │ │ │ │ - ldcl 7, cr15, [ip], #412 @ 0x19c │ │ │ │ + ldc 7, cr15, [r4, #-412]! @ 0xfffffe64 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf8872400 │ │ │ │ @ instruction: 0xf5034029 │ │ │ │ - blls 4d37c4 <__read_chk@plt+0x46e3f0> │ │ │ │ + blls 4d3754 <__read_chk@plt+0x46e380> │ │ │ │ @ instruction: 0xf8d8681f │ │ │ │ @ instruction: 0x463835d4 │ │ │ │ ldrsbne pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ - stc 7, cr15, [r0], #412 @ 0x19c │ │ │ │ + ldcl 7, cr15, [r8], {103} @ 0x67 │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ - bls 35ebb8 <__read_chk@plt+0x2f97e4> │ │ │ │ + bls 35eb48 <__read_chk@plt+0x2f9774> │ │ │ │ msrcc CPSR_fsc, r8 @ │ │ │ │ addsvs pc, r9, #679477248 @ 0x28800000 │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ - bls 417730 <__read_chk@plt+0x3b235c> │ │ │ │ + bls 4176c0 <__read_chk@plt+0x3b22ec> │ │ │ │ tstlt r3, r2, lsl r8 │ │ │ │ - bcc 63ba70 <__read_chk@plt+0x5d669c> │ │ │ │ + bcc 63ba00 <__read_chk@plt+0x5d662c> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrtmi r6, [r8], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0bd2300 │ │ │ │ stmdacs r0, {r0, r2, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ bichi pc, ip, #65 @ 0x41 │ │ │ │ @ instruction: 0xf045980c │ │ │ │ @ instruction: 0xf0c50520 │ │ │ │ @ instruction: 0xf8dff95b │ │ │ │ strdcs r1, [r1], -r8 │ │ │ │ @ instruction: 0xf0e54479 │ │ │ │ - blls 33c804 <__read_chk@plt+0x2d7430> │ │ │ │ - blcs 117890 <__read_chk@plt+0xb24bc> │ │ │ │ + blls 33c634 <__read_chk@plt+0x2d7260> │ │ │ │ + blcs 117820 <__read_chk@plt+0xb244c> │ │ │ │ strbhi pc, [r7], #64 @ 0x40 @ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ strtmi r9, [r8], -pc, lsl #22 │ │ │ │ ldmdavs r9, {r2, r4, r9, fp, ip, pc} │ │ │ │ movmi pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xff6af7f9 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xf89af006 │ │ │ │ ldrsbtcc pc, [r0], -sl @ │ │ │ │ @ instruction: 0xf10ab11b │ │ │ │ @ instruction: 0xf0ec0030 │ │ │ │ - blls 37c11c <__read_chk@plt+0x316d48> │ │ │ │ + blls 37bf4c <__read_chk@plt+0x316b78> │ │ │ │ movwpl pc, #49827 @ 0xc2a3 @ │ │ │ │ @ instruction: 0xf0b46818 │ │ │ │ @ instruction: 0xf8caffcd │ │ │ │ @ instruction: 0xf7fe0030 │ │ │ │ @ instruction: 0xf8dfbfd7 │ │ │ │ andcs r2, r4, r4, lsr #19 │ │ │ │ stmibne r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ - stc2 0, cr15, [sl], {229} @ 0xe5 │ │ │ │ - bls 6643a4 <__read_chk@plt+0x5fefd0> │ │ │ │ + blx fedb9aa2 <__read_chk@plt+0xfed546ce> │ │ │ │ + bls 664334 <__read_chk@plt+0x5fef60> │ │ │ │ mcrrmi 8, 0, pc, r4, cr3 @ │ │ │ │ stmdbcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andls r5, ip, #13762560 @ 0xd20000 │ │ │ │ @ instruction: 0xf0237913 │ │ │ │ tstvc r3, r7, lsl #6 │ │ │ │ - blt fe23b794 <__read_chk@plt+0xfe1d63c0> │ │ │ │ + blt fe23b724 <__read_chk@plt+0xfe1d6350> │ │ │ │ strmi pc, [r0], r6, asr #32 │ │ │ │ @ instruction: 0xf7fe64ae │ │ │ │ @ instruction: 0xf856bb67 │ │ │ │ @ instruction: 0xf8463c0c │ │ │ │ @ instruction: 0xf8463c14 │ │ │ │ @ instruction: 0xf10a0c0c │ │ │ │ @ instruction: 0xf7ff001c │ │ │ │ @ instruction: 0xf8dfbba0 │ │ │ │ ldrbtmi r1, [r9], #-2400 @ 0xfffff6a0 │ │ │ │ - bllt 73b7b8 <__read_chk@plt+0x6d63e4> │ │ │ │ + bllt 73b748 <__read_chk@plt+0x6d6374> │ │ │ │ @ instruction: 0xf7fe4631 │ │ │ │ @ instruction: 0xf8d3bafb │ │ │ │ mcrcs 2, 0, r1, cr0, cr4, {4} │ │ │ │ stmibge lr!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dae6ca │ │ │ │ - blcs 109868 <__read_chk@plt+0xa4494> │ │ │ │ - blge 6fa9d8 <__read_chk@plt+0x695604> │ │ │ │ + blcs 1097f8 <__read_chk@plt+0xa4424> │ │ │ │ + blge 6fa968 <__read_chk@plt+0x695594> │ │ │ │ ldrdcc pc, [r8], -sl @ │ │ │ │ @ instruction: 0xf0012b00 │ │ │ │ - bls 75ed58 <__read_chk@plt+0x6f9984> │ │ │ │ + bls 75ece8 <__read_chk@plt+0x6f9914> │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdbvs r3, {r1, r2, r3, r8, r9, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bvc 5e8420 <__read_chk@plt+0x58304c> │ │ │ │ + bvc 5e83b0 <__read_chk@plt+0x582fdc> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf7ff7213 │ │ │ │ @ instruction: 0xf8dfbb02 │ │ │ │ tstcs r0, r4, lsl r9 │ │ │ │ @ instruction: 0xf8df9a15 │ │ │ │ ldmpl r3, {r4, r8, fp}^ │ │ │ │ tstls r0, lr, ror #4 │ │ │ │ @ instruction: 0x46114478 │ │ │ │ @ instruction: 0xf7e2930b │ │ │ │ ldmdacs r9!, {r0, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbhi pc, [r3], #-0 @ │ │ │ │ ldmne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - blx fecb9bca <__read_chk@plt+0xfec547f6> │ │ │ │ - bls 7a445c <__read_chk@plt+0x73f088> │ │ │ │ + blx 16b9b5a <__read_chk@plt+0x1654786> │ │ │ │ + bls 7a43ec <__read_chk@plt+0x73f018> │ │ │ │ orrsvs pc, fp, #683671552 @ 0x28c00000 │ │ │ │ - blcs 1178ac <__read_chk@plt+0xb24d8> │ │ │ │ + blcs 11783c <__read_chk@plt+0xb2468> │ │ │ │ addsmi fp, r3, #24, 30 @ 0x60 │ │ │ │ ldrthi pc, [r1], r1, asr #32 @ │ │ │ │ @ instruction: 0xf0ec2008 │ │ │ │ - blls 37c604 <__read_chk@plt+0x317230> │ │ │ │ + blls 37c434 <__read_chk@plt+0x317060> │ │ │ │ subvs r2, r1, r0, lsl #2 │ │ │ │ addsvs pc, fp, #683671552 @ 0x28c00000 │ │ │ │ andvs r6, r1, r0, lsl r0 │ │ │ │ stmiaeq r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r6, [r8], #-2068 @ 0xfffff7ec │ │ │ │ - stc2 1, cr15, [lr, #-20]! @ 0xffffffec │ │ │ │ + ldc2l 1, cr15, [r6], {5} │ │ │ │ @ instruction: 0xf7fe6020 │ │ │ │ - bls 36d5c4 <__read_chk@plt+0x3081f0> │ │ │ │ + bls 36d554 <__read_chk@plt+0x308180> │ │ │ │ addsvs pc, pc, #679477248 @ 0x28800000 │ │ │ │ @ instruction: 0xb1b16811 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrbcs pc, [r4, #2258] @ 0x8d2 @ │ │ │ │ ldrsbcs pc, [r4], #130 @ 0x82 @ │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ ldmdavs r2, {r1, r3, r7, r9, pc} │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ @ instruction: 0xf8df8286 │ │ │ │ andcs r3, r5, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0x46104611 │ │ │ │ @ instruction: 0xf005447b │ │ │ │ andcs pc, r0, #940 @ 0x3ac │ │ │ │ - blt fe7fb8a8 <__read_chk@plt+0xfe7964d4> │ │ │ │ + blt fe7fb838 <__read_chk@plt+0xfe796464> │ │ │ │ @ instruction: 0x9c0c9b09 │ │ │ │ bicsmi pc, r4, #805306378 @ 0x3000000a │ │ │ │ ldmdals r2, {r0, r1, r2, r4, r8, sl, fp, ip, pc} │ │ │ │ ldmdavs r9, {r1, r5, fp, sp, lr} │ │ │ │ cmnppl ip, #-805306368 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ movwls r9, #1281 @ 0x501 │ │ │ │ @ instruction: 0xf0bd462b │ │ │ │ @ instruction: 0xf8dbf929 │ │ │ │ strmi r3, [r7], -r0 │ │ │ │ @ instruction: 0xf5034620 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vrhadd.u32 d18, d5, d14 │ │ │ │ @ instruction: 0xf8830200 │ │ │ │ @ instruction: 0xf0c5210e │ │ │ │ - blls 3fbaac <__read_chk@plt+0x3966d8> │ │ │ │ + blls 3fba3c <__read_chk@plt+0x396668> │ │ │ │ strle r0, [r3, #-1752] @ 0xfffff928 │ │ │ │ @ instruction: 0xf0412f00 │ │ │ │ - blls 3decc0 <__read_chk@plt+0x3798ec> │ │ │ │ + blls 3dec50 <__read_chk@plt+0x37987c> │ │ │ │ streq pc, [r2], #-3 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf8dd82c5 │ │ │ │ svccs 0x0000b024 │ │ │ │ rschi pc, sp, r1, asr #32 │ │ │ │ stmdane r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ ldrtmi r4, [r8], -r4, lsr #16 │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ - stmia r8, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r0, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r3], -r2, lsr #12 │ │ │ │ stmib sp, {r0, r5, r9, sl, lr}^ │ │ │ │ andcs r4, r4, r1, lsl #2 │ │ │ │ mrscs r9, R8_usr │ │ │ │ @ instruction: 0xf0c42203 │ │ │ │ vqdmull.s32 , d11, d5 │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r7, r8, r9, lr} │ │ │ │ - blls 329dc8 <__read_chk@plt+0x2c49f4> │ │ │ │ + blls 329d58 <__read_chk@plt+0x2c4984> │ │ │ │ andseq pc, ip, r3, lsr #3 │ │ │ │ @ instruction: 0xf842f0c5 │ │ │ │ stmdavs r3, {r0, r1, r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf0ecb10b │ │ │ │ - ldmdbls r3, {r0, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdbls r3, {r0, r2, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ addsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ andsvs r6, r1, fp, lsl #17 │ │ │ │ tstcc r8, fp, lsl r1 │ │ │ │ @ instruction: 0xf0ec4608 │ │ │ │ - @ instruction: 0xf5abf96b │ │ │ │ + @ instruction: 0xf5abf913 │ │ │ │ ldmdavs r8, {r0, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ tstlt r3, r3, asr #17 │ │ │ │ @ instruction: 0xf0ec300c │ │ │ │ - @ instruction: 0xf8dff963 │ │ │ │ + @ instruction: 0xf8dff90b │ │ │ │ vqdmlsl.s32 q2, d27, d4[0] │ │ │ │ - blls 30f52c <__read_chk@plt+0x2aa158> │ │ │ │ + blls 30f4bc <__read_chk@plt+0x2aa0e8> │ │ │ │ @ instruction: 0xf1a3447c │ │ │ │ @ instruction: 0xf0ec0008 │ │ │ │ - stmdavs r0!, {r0, r3, r4, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdavs r0!, {r0, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7fc303c │ │ │ │ stmdavs r0!, {r0, r2, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf870f7e7 │ │ │ │ svcls 0x000d2400 │ │ │ │ ldmdavs r0!, {r0, r2, r5, r9, sl, lr} │ │ │ │ - bvs 1cea20 <__read_chk@plt+0x16964c> │ │ │ │ + bvs 1ce9b0 <__read_chk@plt+0x1695dc> │ │ │ │ eorcc fp, r0, r3, lsr #2 │ │ │ │ - @ instruction: 0xf948f0ec │ │ │ │ + @ instruction: 0xf8f0f0ec │ │ │ │ strtmi r6, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xf0ec3501 │ │ │ │ - strtcc pc, [ip], #-2371 @ 0xfffff6bd │ │ │ │ + strtcc pc, [ip], #-2283 @ 0xfffff715 │ │ │ │ ldrhle r4, [r0, #45]! @ 0x2d │ │ │ │ mvnmi pc, #-1342177270 @ 0xb000000a │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ @ instruction: 0xf0fc0024 │ │ │ │ - @ instruction: 0xf5abfdf9 │ │ │ │ + @ instruction: 0xf5abfda1 │ │ │ │ ldmdavs fp, {r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - blls 329e60 <__read_chk@plt+0x2c4a8c> │ │ │ │ + blls 329df0 <__read_chk@plt+0x2c4a1c> │ │ │ │ eoreq pc, r0, r3, lsr #3 │ │ │ │ - ldc2l 0, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ + ldc2 0, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ ldmvs ip, {r3, r8, r9, fp, ip, pc} │ │ │ │ and fp, ip, r4, asr #18 │ │ │ │ tstlt r8, r0, ror #20 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf924f0ec │ │ │ │ + @ instruction: 0xf8ccf0ec │ │ │ │ tstlt r4, r4, lsr #21 │ │ │ │ - blcs 117a84 <__read_chk@plt+0xb26b0> │ │ │ │ - blls 3321cc <__read_chk@plt+0x2ccdf8> │ │ │ │ + blcs 117a14 <__read_chk@plt+0xb2640> │ │ │ │ + blls 33215c <__read_chk@plt+0x2ccd88> │ │ │ │ @ instruction: 0x4620689c │ │ │ │ ldc2 0, cr15, [ip], #768 @ 0x300 │ │ │ │ @ instruction: 0xf1a49c08 │ │ │ │ @ instruction: 0xf0ec002c │ │ │ │ - @ instruction: 0xf1a4f915 │ │ │ │ + @ instruction: 0xf1a4f8bd │ │ │ │ @ instruction: 0xf77e0030 │ │ │ │ - @ instruction: 0xf1a4fcc9 │ │ │ │ + @ instruction: 0xf1a4fd01 │ │ │ │ @ instruction: 0xf0ec0028 │ │ │ │ - @ instruction: 0xf5abf90d │ │ │ │ + @ instruction: 0xf5abf8b5 │ │ │ │ ldmdavs fp, {r0, r1, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf1a4b11b │ │ │ │ @ instruction: 0xf0ec0038 │ │ │ │ - vqdmlal.s32 , d11, d5 │ │ │ │ + vmlal.s32 , d27, d29 │ │ │ │ ldmdavs fp, {r2, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - blls 329ec4 <__read_chk@plt+0x2c4af0> │ │ │ │ + blls 329e54 <__read_chk@plt+0x2c4a80> │ │ │ │ eorseq pc, r4, r3, lsr #3 │ │ │ │ - @ instruction: 0xf8fcf0ec │ │ │ │ + @ instruction: 0xf8a4f0ec │ │ │ │ orrsvs pc, fp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavs fp, {r1, r3, r4, r9, fp, ip, pc} │ │ │ │ svclt 0x00182b00 │ │ │ │ mulle r4, r3, r2 │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ @ instruction: 0xf0b30018 │ │ │ │ @ instruction: 0xf8dffc49 │ │ │ │ andcs r3, r4, r0, ror #13 │ │ │ │ @ instruction: 0x16dcf8df │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ ldrbtmi r9, [r9], #-3105 @ 0xfffff3df │ │ │ │ ldrbvs r6, [sl, #92] @ 0x5c │ │ │ │ - blx fe4b9e08 <__read_chk@plt+0xfe454a34> │ │ │ │ + blx eb9d98 <__read_chk@plt+0xe549c4> │ │ │ │ @ instruction: 0x26ccf8df │ │ │ │ cmpppl r6, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x36c8f8df │ │ │ │ ldrbtmi r3, [sl], #-316 @ 0xfffffec4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi sl, r2, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldclpl 5, cr15, [r7, #-52] @ 0xffffffcc │ │ │ │ pop {r0, ip, sp, pc} │ │ │ │ stmdavc r3!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - blcs 122b10 <__read_chk@plt+0xbd73c> │ │ │ │ - bge feb7aca4 <__read_chk@plt+0xfeb158d0> │ │ │ │ + blcs 122aa0 <__read_chk@plt+0xbd6cc> │ │ │ │ + bge feb7ac34 <__read_chk@plt+0xfeb15860> │ │ │ │ ssatcc pc, #1, pc, asr #17 @ │ │ │ │ tstls fp, #2063597568 @ 0x7b000000 │ │ │ │ - blt fe9fbab0 <__read_chk@plt+0xfe9966dc> │ │ │ │ + blt fe9fba40 <__read_chk@plt+0xfe99666c> │ │ │ │ @ instruction: 0xf0bc9808 │ │ │ │ andcc pc, r1, fp, lsr ip @ │ │ │ │ stmiage r1!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ pkhtbne pc, ip, pc, asr #17 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7664479 │ │ │ │ - andcs lr, r7, #240, 30 @ 0x3c0 │ │ │ │ + @ instruction: 0xf7674479 │ │ │ │ + andcs lr, r7, #40, 16 @ 0x280000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0052004 │ │ │ │ @ instruction: 0xf7fefed1 │ │ │ │ - blvs ff12d354 <__read_chk@plt+0xff0c7f80> │ │ │ │ + blvs ff12d2e4 <__read_chk@plt+0xff0c7f10> │ │ │ │ ldc2l 7, cr15, [r0], {249} @ 0xf9 │ │ │ │ @ instruction: 0xf7fe9013 │ │ │ │ strcs fp, [r0, -r7, lsl #28] │ │ │ │ - bllt ff17baec <__read_chk@plt+0xff116718> │ │ │ │ + bllt ff17ba7c <__read_chk@plt+0xff1166a8> │ │ │ │ teqpeq pc, #3 @ p-variant is OBSOLETE │ │ │ │ rscscc pc, r4, r2, lsl #17 │ │ │ │ - @ instruction: 0xf85cf0ea │ │ │ │ + @ instruction: 0xf804f0ea │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ ldrdcc pc, [ip, #-130] @ 0xffffff7e │ │ │ │ @ instruction: 0xf8d2b173 │ │ │ │ cmplt r3, r0, asr r1 │ │ │ │ subpl pc, r5, r0, lsl #10 │ │ │ │ @ instruction: 0xf0ec3010 │ │ │ │ - @ instruction: 0xf8d9f88f │ │ │ │ + @ instruction: 0xf8d9f837 │ │ │ │ @ instruction: 0xf5000000 │ │ │ │ movwcs r5, #576 @ 0x240 │ │ │ │ smlalbtcc pc, ip, r2, r8 @ │ │ │ │ smlalsne pc, ip, r2, r8 @ │ │ │ │ @ instruction: 0x3115f892 │ │ │ │ svclt 0x0054070f │ │ │ │ mvnseq pc, #3 │ │ │ │ @@ -156122,25 +156094,25 @@ │ │ │ │ @ instruction: 0xf7f99808 │ │ │ │ stmdacs r2, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrhi pc, [sl], #-1 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_c, r3 @ │ │ │ │ ldmlt sl!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blcs 124798 <__read_chk@plt+0xbf3c4> │ │ │ │ + blcs 124728 <__read_chk@plt+0xbf354> │ │ │ │ rscshi pc, r8, r2 │ │ │ │ msreq CPSR_, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf101460d │ │ │ │ movwls r0, #46636 @ 0xb62c │ │ │ │ - blt 23bb70 <__read_chk@plt+0x1d679c> │ │ │ │ + blt 23bb00 <__read_chk@plt+0x1d672c> │ │ │ │ ldrbne pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ @ instruction: 0xf8dab937 │ │ │ │ tstlt sl, r4, lsr r0 │ │ │ │ - bcs 11bbd4 <__read_chk@plt+0xb6800> │ │ │ │ + bcs 11bb64 <__read_chk@plt+0xb6790> │ │ │ │ movwhi pc, #24640 @ 0x6040 @ │ │ │ │ ldrsbtcs pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf43e2a00 │ │ │ │ @ instruction: 0xf8dfa979 │ │ │ │ ldmvs r0, {r2, r3, r4, r5, r7, r8, sl, ip} │ │ │ │ @ instruction: 0xf09e4479 │ │ │ │ @ instruction: 0xf8d9fd8f │ │ │ │ @@ -156156,98 +156128,98 @@ │ │ │ │ @ instruction: 0xf8dab123 │ │ │ │ mcrcs 0, 0, r6, cr0, cr12, {0} │ │ │ │ strhi pc, [r2], -r1 │ │ │ │ movwls sl, #35648 @ 0x8b40 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdblt r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ eorseq pc, r0, sl, lsl #2 │ │ │ │ - @ instruction: 0xf826f0ec │ │ │ │ + @ instruction: 0xffcef0eb │ │ │ │ @ instruction: 0xf0ec2078 │ │ │ │ - rsbscs pc, r8, #2539520 @ 0x26c000 │ │ │ │ + rsbscs pc, r8, #1097728 @ 0x10c000 │ │ │ │ eorvs r4, r8, r9, lsr r6 │ │ │ │ - ldc 7, cr15, [lr], {102} @ 0x66 │ │ │ │ + mrrc 7, 6, pc, r6, cr6 @ │ │ │ │ @ instruction: 0xf8da6828 │ │ │ │ subvs r3, r3, r0, lsl r0 │ │ │ │ ldc2l 0, cr15, [sl, #-720]! @ 0xfffffd30 │ │ │ │ @ instruction: 0xf8ca682b │ │ │ │ subsvs r0, pc, r0, lsr r0 @ │ │ │ │ @ instruction: 0xf1a39b0f │ │ │ │ - @ instruction: 0xf0ec000c │ │ │ │ - @ instruction: 0xf7fef80f │ │ │ │ + @ instruction: 0xf0eb000c │ │ │ │ + @ instruction: 0xf7feffb7 │ │ │ │ @ instruction: 0xf005bf16 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - bge 93ad24 <__read_chk@plt+0x8d5950> │ │ │ │ - bvc 5e44cc <__read_chk@plt+0x57f0f8> │ │ │ │ + bge 93acb4 <__read_chk@plt+0x8d58e0> │ │ │ │ + bvc 5e445c <__read_chk@plt+0x57f088> │ │ │ │ @ instruction: 0xf0236210 │ │ │ │ @ instruction: 0xf0430306 │ │ │ │ andsvc r0, r3, #402653184 @ 0x18000000 │ │ │ │ - blt 6bbc38 <__read_chk@plt+0x656864> │ │ │ │ - bcs 109bc68 <__read_chk@plt+0x1036894> │ │ │ │ + blt 6bbbc8 <__read_chk@plt+0x6567f4> │ │ │ │ + bcs 109bbf8 <__read_chk@plt+0x1036824> │ │ │ │ rscshi pc, r0, #64 @ 0x40 │ │ │ │ - bcs 91bd70 <__read_chk@plt+0x8b699c> │ │ │ │ + bcs 91bd00 <__read_chk@plt+0x8b692c> │ │ │ │ rschi pc, ip, #64 @ 0x40 │ │ │ │ - bcs 11be78 <__read_chk@plt+0xb6aa4> │ │ │ │ + bcs 11be08 <__read_chk@plt+0xb6a34> │ │ │ │ rschi pc, r8, #64 @ 0x40 │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ - blls 36bfc0 <__read_chk@plt+0x306bec> │ │ │ │ + blls 36bf50 <__read_chk@plt+0x306b7c> │ │ │ │ orrsvs pc, pc, #683671552 @ 0x28c00000 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ - bge f7ae64 <__read_chk@plt+0xf15a90> │ │ │ │ - blt 12fbc68 <__read_chk@plt+0x1296894> │ │ │ │ + bge f7adf4 <__read_chk@plt+0xf15a20> │ │ │ │ + blt 12fbbf8 <__read_chk@plt+0x1296824> │ │ │ │ ldrdcs pc, [r0], -sl @ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf8daa86c │ │ │ │ - bcs 105d0c <__read_chk@plt+0xa0938> │ │ │ │ + bcs 105c9c <__read_chk@plt+0xa08c8> │ │ │ │ stmdage r7!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ vmlsl.s32 , d2, d9 │ │ │ │ ldmdavs r2, {r2, r5, r6, r7, r9, lr} │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf8daa860 │ │ │ │ stccs 0, cr4, [r0], {52} @ 0x34 │ │ │ │ ldmdage fp, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ strbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7664479 │ │ │ │ - @ instruction: 0xf8dfef04 │ │ │ │ - bls 64af8c <__read_chk@plt+0x5e5bb8> │ │ │ │ + @ instruction: 0xf8dfef3c │ │ │ │ + bls 64af1c <__read_chk@plt+0x5e5b48> │ │ │ │ rsbcs r5, lr, #13828096 @ 0xd30000 │ │ │ │ strls r4, [r0], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf7e2930b │ │ │ │ ldmdacs r9!, {r0, r2, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ - blge 1dbadbc <__read_chk@plt+0x1d559e8> │ │ │ │ + blge 1dbad4c <__read_chk@plt+0x1d55978> │ │ │ │ strtne pc, [r0], #2271 @ 0x8df │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - @ instruction: 0xf962f0e5 │ │ │ │ + @ instruction: 0xf90af0e5 │ │ │ │ @ instruction: 0xf5a39b09 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - bls 7aa1c4 <__read_chk@plt+0x744df0> │ │ │ │ + bls 7aa154 <__read_chk@plt+0x744d80> │ │ │ │ mulle r4, r3, r2 │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ @ instruction: 0xf0b30018 │ │ │ │ andcs pc, r8, r3, lsl #22 │ │ │ │ - @ instruction: 0xf91ef0ec │ │ │ │ + @ instruction: 0xf8c6f0ec │ │ │ │ tstcs r0, r9, lsl #22 │ │ │ │ @ instruction: 0xf5a36041 │ │ │ │ mulsvs r0, fp, r2 │ │ │ │ @ instruction: 0xf8df6001 │ │ │ │ ldmdavs r4, {r2, r3, r5, r6, sl} │ │ │ │ @ instruction: 0xf1054478 │ │ │ │ - ldrdvs pc, [r0], -pc @ │ │ │ │ + eorvs pc, r0, r7, lsl #21 │ │ │ │ stclt 7, cr15, [r6, #-1016] @ 0xfffffc08 │ │ │ │ - bl 1d3baa8 <__read_chk@plt+0x1cd66d4> │ │ │ │ + bl feb3ba38 <__read_chk@plt+0xfead6664> │ │ │ │ ldrdvc pc, [r0], -fp │ │ │ │ adcspl pc, ip, r7, asr #17 │ │ │ │ strpl lr, [r7, #-2503] @ 0xfffff639 │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ @ instruction: 0xf0412e00 │ │ │ │ @ instruction: 0xf8da8454 │ │ │ │ - blcs 109db8 <__read_chk@plt+0xa49e4> │ │ │ │ + blcs 109d48 <__read_chk@plt+0xa4974> │ │ │ │ ldrthi pc, [lr], #-1 @ │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ ldmdbvs sl, {r0, r1, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d7b172 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ cmplt r3, r8, lsr #1 │ │ │ │ @@ -156260,81 +156232,81 @@ │ │ │ │ stmibmi r3!, {r2, sl, ip, sp}^ │ │ │ │ ldrbtmi r9, [fp], #-2069 @ 0xfffff7eb │ │ │ │ stmdapl r1, {r3, r9, sl, fp, ip, pc}^ │ │ │ │ ldcvs 6, cr4, [fp, #-192] @ 0xffffff40 │ │ │ │ ldmibmi sp!, {r0, r8, ip, pc}^ │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ stmdavs r9, {r1, r3, r8, fp, ip, pc} │ │ │ │ - blx ffaba094 <__read_chk@plt+0xffa54cc0> │ │ │ │ + blx ffaba024 <__read_chk@plt+0xffa54c50> │ │ │ │ stmdacs r0, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ vceq.i8 d22, d1, d13 │ │ │ │ @ instruction: 0xf0448512 │ │ │ │ stccs 4, cr0, [r0, #-4] │ │ │ │ strthi pc, [r3], r1 │ │ │ │ ldrdvc pc, [r0], -fp │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ ldrpl pc, [r7, #-1293] @ 0xfffffaf3 │ │ │ │ @ instruction: 0xf1a549f2 │ │ │ │ eorscs r0, r1, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0x46304479 │ │ │ │ @ instruction: 0xf7679516 │ │ │ │ - blls 4f83a0 <__read_chk@plt+0x492fcc> │ │ │ │ + blls 4f8410 <__read_chk@plt+0x49303c> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ eorhi pc, r9, r5, lsl #17 │ │ │ │ @ instruction: 0xf8d7681d │ │ │ │ @ instruction: 0x462835d4 │ │ │ │ ldrsbne pc, [r0, #-131]! @ 0xffffff7d @ │ │ │ │ - ldmdb lr, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ - bls 35f464 <__read_chk@plt+0x2fa090> │ │ │ │ + bls 35f3f4 <__read_chk@plt+0x2fa020> │ │ │ │ msrcc CPSR_fsc, r7 @ │ │ │ │ addsvs pc, r9, #679477248 @ 0x28800000 │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ - bls 417e34 <__read_chk@plt+0x3b2a60> │ │ │ │ + bls 417dc4 <__read_chk@plt+0x3b29f0> │ │ │ │ tstlt fp, r2, lsl r8 │ │ │ │ ldrbtmi r4, [fp], #-3041 @ 0xfffff41f │ │ │ │ movwvs lr, #2509 @ 0x9cd │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ mcr2 0, 4, pc, cr12, cr12, {5} @ │ │ │ │ @ instruction: 0xf0412800 │ │ │ │ stmdals ip, {r0, r1, r2, r5, r8, sl, pc} │ │ │ │ ldc2l 0, cr15, [ip, #784] @ 0x310 │ │ │ │ msreq CPSR_, #536870916 @ 0x20000004 │ │ │ │ movwcs lr, #19011 @ 0x4a43 │ │ │ │ - bls 422a48 <__read_chk@plt+0x3bd674> │ │ │ │ + bls 4229d8 <__read_chk@plt+0x3bd604> │ │ │ │ ldmdbvc r3, {sp} │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ @ instruction: 0xf7667113 │ │ │ │ - blls 338f3c <__read_chk@plt+0x2d3b68> │ │ │ │ + blls 338fac <__read_chk@plt+0x2d3bd8> │ │ │ │ tsteq r2, r3, asr #18 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ addpl pc, r0, #8388608 @ 0x800000 │ │ │ │ cmnpne ip, #13762560 @ p-variant is OBSOLETE @ 0xd20000 │ │ │ │ @ instruction: 0xf0012900 │ │ │ │ - blls 35f0d0 <__read_chk@plt+0x2f9cfc> │ │ │ │ - blcc 510980 <__read_chk@plt+0x4ab5ac> │ │ │ │ + blls 35f060 <__read_chk@plt+0x2f9c8c> │ │ │ │ + blcc 510910 <__read_chk@plt+0x4ab53c> │ │ │ │ @ instruction: 0x46189312 │ │ │ │ vqshl.s8 q10, q13, │ │ │ │ @ instruction: 0xf0df0301 │ │ │ │ msrcs CPSR_, #508 @ 0x1fc │ │ │ │ ldmdals r2, {r0, r1, r2, r4, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf0e02100 │ │ │ │ strcs pc, [r0], #-2049 @ 0xfffff7ff │ │ │ │ @ instruction: 0xf7fe4605 │ │ │ │ @ instruction: 0xf767be78 │ │ │ │ - stmdavs r0, {r1, r2, r3, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r2, r6, r8, fp, sp, lr, pc} │ │ │ │ ldc2 0, cr15, [r4], #896 @ 0x380 │ │ │ │ strmi r4, [r2], -r1, asr #19 │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf884f0e5 │ │ │ │ + @ instruction: 0xf82cf0e5 │ │ │ │ andcs r4, r5, #3129344 @ 0x2fc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 0, cr15, cr12, cr6, {3} │ │ │ │ + cdp 7, 4, cr15, cr4, cr6, {3} │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r0, lsl #2 │ │ │ │ stc2l 0, cr15, [lr], #20 │ │ │ │ tstls r1, #67108864 @ 0x4000000 │ │ │ │ ldclt 7, cr15, [r8], #-1016 @ 0xfffffc08 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @@ -156343,91 +156315,91 @@ │ │ │ │ @ instruction: 0xf63e2b07 │ │ │ │ @ instruction: 0xf8dfae4d │ │ │ │ @ instruction: 0xf50d92cc │ │ │ │ @ instruction: 0xf50d5317 │ │ │ │ @ instruction: 0xf50d5616 │ │ │ │ tstls r6, #45350912 @ 0x2b40000 │ │ │ │ @ instruction: 0x53aef50d │ │ │ │ - blge 9b860c <__read_chk@plt+0x953238> │ │ │ │ + blge 9b859c <__read_chk@plt+0x9531c8> │ │ │ │ @ instruction: 0x363844f9 │ │ │ │ vaba.s8 d3, d13, d4 │ │ │ │ strcs r5, [r0], #-2164 @ 0xfffff78c │ │ │ │ ldmdbls r2, {r1, r3, r4, r7, r9, sl, lr} │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ @ instruction: 0xf1054638 │ │ │ │ @ instruction: 0xf7670b01 │ │ │ │ - @ instruction: 0x4639e8dc │ │ │ │ + @ instruction: 0x4639e914 │ │ │ │ @ instruction: 0xf88a4630 │ │ │ │ vrecps.f32 q10, , q10 │ │ │ │ @ instruction: 0xf7670201 │ │ │ │ - blls 6b8258 <__read_chk@plt+0x652e84> │ │ │ │ + blls 6b82c8 <__read_chk@plt+0x652ef4> │ │ │ │ @ instruction: 0xf8832d01 │ │ │ │ @ instruction: 0xf0404ff8 │ │ │ │ - blmi fe8df078 <__read_chk@plt+0xfe879ca4> │ │ │ │ + blmi fe8df008 <__read_chk@plt+0xfe879c34> │ │ │ │ tstcs r2, sl, lsr #12 │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ movwcs r9, #21248 @ 0x5300 │ │ │ │ ldrmi r9, [r9], -r1, lsl #2 │ │ │ │ - blge 9b869c <__read_chk@plt+0x9532c8> │ │ │ │ - svc 0x00d4f766 │ │ │ │ + blge 9b862c <__read_chk@plt+0x953258> │ │ │ │ + stmda ip, {r0, r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [r0], -r9, lsl #22 │ │ │ │ mcrrmi 8, 0, pc, r8, cr3 @ │ │ │ │ - svc 0x00c2f766 │ │ │ │ + svc 0x00faf766 │ │ │ │ @ instruction: 0xf5c04641 │ │ │ │ vhsub.s8 d21, d17, d0 │ │ │ │ ldrtmi r0, [r0], -r1, lsl #6 │ │ │ │ - mrrc 7, 6, pc, r4, cr6 @ │ │ │ │ + stc 7, cr15, [ip], {102} @ 0x66 │ │ │ │ @ instruction: 0x46319b16 │ │ │ │ @ instruction: 0xf8834638 │ │ │ │ @ instruction: 0xf0e14ff8 │ │ │ │ @ instruction: 0xf7fefc95 │ │ │ │ stmdbvc r2, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ - bcs 105364 <__read_chk@plt+0x9ff90> │ │ │ │ + bcs 1052f4 <__read_chk@plt+0x9ff20> │ │ │ │ ldmibge r8, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldmiblt lr, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0e44640 │ │ │ │ - blmi fe37cb9c <__read_chk@plt+0xfe3177c8> │ │ │ │ + blmi fe37cb2c <__read_chk@plt+0xfe317758> │ │ │ │ andcs r9, r7, #0 │ │ │ │ tstcs r3, fp, ror r4 │ │ │ │ @ instruction: 0xf0c42004 │ │ │ │ @ instruction: 0xf8daf98d │ │ │ │ @ instruction: 0xf8562034 │ │ │ │ - bcs 10cfe8 <__read_chk@plt+0xa7c14> │ │ │ │ + bcs 10cf78 <__read_chk@plt+0xa7ba4> │ │ │ │ ldrbhi pc, [r4], #-0 @ │ │ │ │ - bcs 11bfd8 <__read_chk@plt+0xb6c04> │ │ │ │ + bcs 11bf68 <__read_chk@plt+0xb6b94> │ │ │ │ ldrbhi pc, [r0], #-0 @ │ │ │ │ svceq 0x0008f1b8 │ │ │ │ strbhi pc, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 69f168 <__read_chk@plt+0x639d94> │ │ │ │ - blls 6e2be0 <__read_chk@plt+0x67d80c> │ │ │ │ + blls 69f0f8 <__read_chk@plt+0x639d24> │ │ │ │ + blls 6e2b70 <__read_chk@plt+0x67d79c> │ │ │ │ @ instruction: 0xf8569311 │ │ │ │ tstlt r3, ip, lsl #24 │ │ │ │ @ instruction: 0xf0eb980b │ │ │ │ - @ instruction: 0xf1a6fe41 │ │ │ │ + @ instruction: 0xf1a6fde9 │ │ │ │ cmnvs r3, r4, lsl r3 │ │ │ │ ldmdblt r9!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ tstvs sp, fp, lsl r8 │ │ │ │ tstpeq r4, #-2147483646 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ ldccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ ldmdbls r1, {r0, r1, r2, r3, r4, r7, r8, pc} │ │ │ │ ldmdaeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmdbls lr, {r0, r1, r2, r4, r8, ip, pc} │ │ │ │ @ instruction: 0x96139116 │ │ │ │ - bcs 11c03c <__read_chk@plt+0xb6c68> │ │ │ │ - ldrthi pc, [pc], #-64 @ fdff8 <__read_chk@plt+0x98c24> @ │ │ │ │ - blcs 118068 <__read_chk@plt+0xb2c94> │ │ │ │ + bcs 11bfcc <__read_chk@plt+0xb6bf8> │ │ │ │ + ldrthi pc, [pc], #-64 @ fdf88 <__read_chk@plt+0x98bb4> @ │ │ │ │ + blcs 117ff8 <__read_chk@plt+0xb2c24> │ │ │ │ ldrhi pc, [r2] │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ - bcs 14f914 <__read_chk@plt+0xea540> │ │ │ │ + bcs 14f8a4 <__read_chk@plt+0xea4d0> │ │ │ │ @ instruction: 0x81a5f200 │ │ │ │ orrsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ ldmdbls r8, {r9, sp} │ │ │ │ andsvs r4, sl, r8, lsr #12 │ │ │ │ @ instruction: 0xff32f0bf │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @@ -156439,290 +156411,290 @@ │ │ │ │ ldrthi pc, [pc], r0 @ │ │ │ │ @ instruction: 0xf8f8f03c │ │ │ │ @ instruction: 0xf894b928 │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840301 │ │ │ │ @ instruction: 0xf8563034 │ │ │ │ ldmdavs sl, {r3, r4, sl, fp, ip, sp} │ │ │ │ - bcs 1182a0 <__read_chk@plt+0xb2ecc> │ │ │ │ + bcs 118230 <__read_chk@plt+0xb2e5c> │ │ │ │ cmnphi r3, r1 @ p-variant is OBSOLETE │ │ │ │ orrsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xb123681b │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ @ instruction: 0xf0fc0008 │ │ │ │ - @ instruction: 0xf856faa7 │ │ │ │ - bls 68d0d4 <__read_chk@plt+0x627d00> │ │ │ │ - bls 6e28b0 <__read_chk@plt+0x67d4dc> │ │ │ │ - blcs 1228c0 <__read_chk@plt+0xbd4ec> │ │ │ │ + @ instruction: 0xf856fa4f │ │ │ │ + bls 68d064 <__read_chk@plt+0x627c90> │ │ │ │ + bls 6e2840 <__read_chk@plt+0x67d46c> │ │ │ │ + blcs 122850 <__read_chk@plt+0xbd47c> │ │ │ │ ldmdavs sl, {r0, r2, r4, r7, ip, lr, pc} │ │ │ │ addsle r2, r2, r0, lsl #20 │ │ │ │ - bcs 1182d0 <__read_chk@plt+0xb2efc> │ │ │ │ + bcs 118260 <__read_chk@plt+0xb2e8c> │ │ │ │ ldrmi sp, [r8], -pc, lsl #3 │ │ │ │ - blx fe6ba480 <__read_chk@plt+0xfe6550ac> │ │ │ │ + blx 10ba410 <__read_chk@plt+0x105503c> │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ - bvs 17b7eb4 <__read_chk@plt+0x1752ae0> │ │ │ │ + bvs 17b7e44 <__read_chk@plt+0x1752a70> │ │ │ │ @ instruction: 0xf892b12a │ │ │ │ @ instruction: 0xf0411035 │ │ │ │ @ instruction: 0xf8820101 │ │ │ │ - bvs fe7c2184 <__read_chk@plt+0xfe75cdb0> │ │ │ │ + bvs fe7c2114 <__read_chk@plt+0xfe75cd40> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl, {r0, r3, r4, r5, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmdavs sl, {r0, r2, r4, r5, r8, r9, fp, sp, pc}^ │ │ │ │ mvnsle r2, r2, lsl #20 │ │ │ │ ldcmi 7, cr14, [r4, #-940]! @ 0xfffffc54 │ │ │ │ @ instruction: 0xf7fe447d │ │ │ │ - blls 4ed644 <__read_chk@plt+0x488270> │ │ │ │ + blls 4ed5d4 <__read_chk@plt+0x488200> │ │ │ │ @ instruction: 0xf7fe6818 │ │ │ │ svclt 0x0000be4a │ │ │ │ - andseq r6, r6, ip, lsr #28 │ │ │ │ - andseq r6, r6, r8, asr #28 │ │ │ │ - andseq r6, r6, r4, asr #28 │ │ │ │ + andseq r6, r6, r0, asr #26 │ │ │ │ + andseq r6, r6, ip, asr sp │ │ │ │ + andseq r6, r6, r8, asr sp │ │ │ │ @ instruction: 0xffff8b01 │ │ │ │ - andseq r2, r5, r4, ror #27 │ │ │ │ - andseq r6, r6, r8, ror r9 │ │ │ │ + @ instruction: 0x00152cf8 │ │ │ │ + andseq r6, r6, ip, lsl #17 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - mulseq r6, r6, r6 │ │ │ │ - eorseq r0, r8, ip, ror #9 │ │ │ │ + andseq r6, r6, sl, lsr #11 │ │ │ │ + eorseq r0, r8, ip, asr r5 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ @ instruction: 0xffff96ed │ │ │ │ - strhteq r0, [r1], -sl │ │ │ │ - ldrsbeq sp, [r5], -ip │ │ │ │ - andseq r6, r6, r0, ror #27 │ │ │ │ - andseq r6, r6, r4, lsr #18 │ │ │ │ - andseq r6, r6, sl, lsl #18 │ │ │ │ - mlaeq r2, r2, r6, r9 │ │ │ │ + eoreq r0, r1, lr, asr #1 │ │ │ │ + @ instruction: 0x0015cff0 │ │ │ │ + @ instruction: 0x00166cf4 │ │ │ │ + andseq r6, r6, r8, lsr r8 │ │ │ │ + andseq r6, r6, lr, lsl r8 │ │ │ │ + eoreq r9, r2, r6, lsr #11 │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ - andseq r5, r6, r8, asr #29 │ │ │ │ - andseq r6, r6, r6, ror #23 │ │ │ │ - eoreq r0, r1, r2 │ │ │ │ - @ instruction: 0x00166bd0 │ │ │ │ - andseq r6, r6, ip, ror #18 │ │ │ │ - eoreq lr, sl, sl, lsr #32 │ │ │ │ - ldrsbteq r0, [r8], -ip │ │ │ │ - ldrshteq r0, [r8], -r2 │ │ │ │ - andseq r6, r6, sl, lsr #21 │ │ │ │ - eorseq r0, r2, r2, lsl #28 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq pc, r8, r8, lsl #13 │ │ │ │ - andseq r6, r6, r0, ror #11 │ │ │ │ - ldrdeq r9, [r2], -r0 @ │ │ │ │ - andseq r1, r8, ip, asr #8 │ │ │ │ - andseq r6, r6, r4, lsl #14 │ │ │ │ + @ instruction: 0x00165ddc │ │ │ │ + @ instruction: 0x00166afa │ │ │ │ + eoreq pc, r0, r6, lsl pc @ │ │ │ │ + andseq r6, r6, r4, ror #21 │ │ │ │ + andseq r6, r6, r0, lsl #17 │ │ │ │ + eoreq sp, sl, lr, lsr #30 │ │ │ │ + eorseq r0, r8, ip, asr #4 │ │ │ │ + eorseq r0, r8, r2, ror #2 │ │ │ │ + @ instruction: 0x001669be │ │ │ │ + eorseq r0, r2, r2, ror lr │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + mlaeq r8, ip, r5, pc @ │ │ │ │ + @ instruction: 0x001664f4 │ │ │ │ + eoreq r9, r2, r4, ror #3 │ │ │ │ + andseq r1, r8, r0, ror #6 │ │ │ │ + andseq r6, r6, r8, lsl r6 │ │ │ │ andeq r0, r0, r4, lsl #27 │ │ │ │ - andseq r6, r6, lr, lsl #14 │ │ │ │ - andseq r5, r5, r4, ror r7 │ │ │ │ - andseq r5, r6, lr, lsl #31 │ │ │ │ - eorseq pc, r7, r6, ror #27 │ │ │ │ + andseq r6, r6, r2, lsr #12 │ │ │ │ + andseq r5, r5, r8, lsl #13 │ │ │ │ + andseq r5, r6, r2, lsr #29 │ │ │ │ + eorseq pc, r7, r6, asr lr @ │ │ │ │ @ instruction: 0xffff8fe9 │ │ │ │ - strhteq pc, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0015c9da │ │ │ │ - @ instruction: 0x001524fc │ │ │ │ - andseq r6, r6, r2, asr #6 │ │ │ │ - andseq r6, r6, sl, lsl #8 │ │ │ │ - eoreq r4, sl, r8, ror #20 │ │ │ │ - eoreq r4, sl, r6, lsr #20 │ │ │ │ - andseq r5, r6, r0, ror #31 │ │ │ │ - eoreq sp, sl, r8, ror r8 │ │ │ │ + eoreq pc, r0, r4, asr #19 │ │ │ │ + andseq ip, r5, lr, ror #17 │ │ │ │ + andseq r2, r5, r0, lsl r4 │ │ │ │ + andseq r6, r6, r6, asr r2 │ │ │ │ + andseq r6, r6, lr, lsl r3 │ │ │ │ + eoreq r4, sl, ip, ror #18 │ │ │ │ + eoreq r4, sl, sl, lsr #18 │ │ │ │ + @ instruction: 0x00165ef4 │ │ │ │ + eoreq sp, sl, ip, ror r7 │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ msrcs CPSR_f, r2 @ │ │ │ │ svclt 0x00550792 │ │ │ │ - bge 1128eac <__read_chk@plt+0x10c3ad8> │ │ │ │ + bge 1128e3c <__read_chk@plt+0x10c3a68> │ │ │ │ andls r9, r8, #8, 6 @ 0x20000000 │ │ │ │ mrcge 5, 3, APSR_nzcv, cr11, cr13, {3} │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ @ instruction: 0xf43d2b00 │ │ │ │ @ instruction: 0xf8dfae76 │ │ │ │ ldmvs r8, {r4, sl, fp, ip} │ │ │ │ @ instruction: 0xf09e4479 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 3, pc, cr13, cr13, {1} @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf1a5ad80 │ │ │ │ @ instruction: 0xf8d3013c │ │ │ │ ldmvs r8, {r2, r3, r4, r5, r7, ip, sp}^ │ │ │ │ - @ instruction: 0xf950f0f8 │ │ │ │ + @ instruction: 0xf8f8f0f8 │ │ │ │ @ instruction: 0xf43d2800 │ │ │ │ @ instruction: 0xf8dfae60 │ │ │ │ vqdmulh.s , , q12 │ │ │ │ ldrbtmi r3, [r9], #-86 @ 0xffffffaa │ │ │ │ @ instruction: 0xff74f0df │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrcge 4, 2, APSR_nzcv, cr5, cr13, {3} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ stmdavc r3, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf0012b7b │ │ │ │ @ instruction: 0xf10583bf │ │ │ │ - @ instruction: 0xf10500c4 │ │ │ │ - @ instruction: 0xf5abf855 │ │ │ │ + cps #4 │ │ │ │ + @ instruction: 0xf5abfffd │ │ │ │ mulsvs r8, pc, r3 @ │ │ │ │ mcrlt 7, 2, pc, cr3, cr13, {7} @ │ │ │ │ - bcc 109c250 <__read_chk@plt+0x1036e7c> │ │ │ │ + bcc 109c1e0 <__read_chk@plt+0x1036e0c> │ │ │ │ stmdavc sl, {r3, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf182fab2 │ │ │ │ @ instruction: 0xf7fd0949 │ │ │ │ @ instruction: 0xf8dbbdeb │ │ │ │ andcs r5, ip, r0 │ │ │ │ - cdp2 0, 7, cr15, cr4, cr11, {7} │ │ │ │ + cdp2 0, 1, cr15, cr12, cr11, {7} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ strbpl pc, [r0, #-1285] @ 0xfffffafb @ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addseq pc, r0, #12910592 @ 0xc50000 │ │ │ │ addscc pc, r0, #13828096 @ 0xd30000 │ │ │ │ subsvs r6, pc, pc, lsl r0 @ │ │ │ │ - blls 4d64d8 <__read_chk@plt+0x471104> │ │ │ │ + blls 4d6468 <__read_chk@plt+0x471094> │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addspl pc, r0, #13828096 @ 0xd30000 │ │ │ │ - @ instruction: 0xf82af105 │ │ │ │ + @ instruction: 0xffd2f104 │ │ │ │ @ instruction: 0xf8db60a8 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf7667290 │ │ │ │ - @ instruction: 0xf8dbebb0 │ │ │ │ + @ instruction: 0xf8dbebe8 │ │ │ │ strmi r3, [r5], -r0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d36038 │ │ │ │ ldmdavs r9, {r4, r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r8, sl, fp, sp, pc} │ │ │ │ cmpphi ip, r1, asr #6 @ p-variant is OBSOLETE │ │ │ │ - blne e3c620 <__read_chk@plt+0xdd724c> │ │ │ │ + blne e3c5b0 <__read_chk@plt+0xdd71dc> │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrdlt pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf7664479 │ │ │ │ - andcs lr, r3, #260096 @ 0x3f800 │ │ │ │ + andcs lr, r3, #13824 @ 0x3600 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0052004 │ │ │ │ @ instruction: 0xf7fffadf │ │ │ │ @ instruction: 0xf8dfbb38 │ │ │ │ andcs r1, r5, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xf7664479 │ │ │ │ - bls 4f9290 <__read_chk@plt+0x493ebc> │ │ │ │ + bls 4f9300 <__read_chk@plt+0x493f2c> │ │ │ │ ldmdavs r2, {r0, r1, r9, sl, lr} │ │ │ │ @ instruction: 0xf0012a00 │ │ │ │ @ instruction: 0xf8df8098 │ │ │ │ ldrbtmi r2, [sl], #-2820 @ 0xfffff4fc │ │ │ │ andcs r9, r3, #0, 4 │ │ │ │ ldrmi r2, [r1], -r4 │ │ │ │ @ instruction: 0xffd6f0c3 │ │ │ │ - blt 63c2e8 <__read_chk@plt+0x5d6f14> │ │ │ │ + blt 63c278 <__read_chk@plt+0x5d6ea4> │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8daa999 │ │ │ │ - blcs 10a3a0 <__read_chk@plt+0xa4fcc> │ │ │ │ + blcs 10a330 <__read_chk@plt+0xa4f5c> │ │ │ │ ldmibge r4, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs fp, {r2, r5, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf7fea98d │ │ │ │ @ instruction: 0xf8dfbd94 │ │ │ │ andcs r1, r1, ip, asr #21 │ │ │ │ @ instruction: 0xf0e44479 │ │ │ │ - @ instruction: 0xf8dafe37 │ │ │ │ - blcs 10a3e8 <__read_chk@plt+0xa5014> │ │ │ │ - bge 57b528 <__read_chk@plt+0x516154> │ │ │ │ - blt 5fc32c <__read_chk@plt+0x596f58> │ │ │ │ + @ instruction: 0xf8dafddf │ │ │ │ + blcs 10a378 <__read_chk@plt+0xa4fa4> │ │ │ │ + bge 57b4b8 <__read_chk@plt+0x5160e4> │ │ │ │ + blt 5fc2bc <__read_chk@plt+0x596ee8> │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ bicsvs r6, sp, fp, lsl r8 │ │ │ │ msreq CPSR_s, #-2147483646 @ 0x80000002 │ │ │ │ ldccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf8daae53 │ │ │ │ - blcs 10a3e0 <__read_chk@plt+0xa500c> │ │ │ │ + blcs 10a370 <__read_chk@plt+0xa4f9c> │ │ │ │ mvnhi pc, #0 │ │ │ │ - blcc 1c6f68 <__read_chk@plt+0x161b94> │ │ │ │ + blcc 1c6ef8 <__read_chk@plt+0x161b24> │ │ │ │ vqdmulh.s d2, d0, d2 │ │ │ │ @ instruction: 0xf5ab8277 │ │ │ │ ldmdbls r8, {r0, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ movwls r4, #58906 @ 0xe61a │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ @ instruction: 0xf0bf6013 │ │ │ │ stmdacs r2, {r0, r1, r2, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strbthi pc, [r7], -r0 @ │ │ │ │ @ instruction: 0xd12d2803 │ │ │ │ ldceq 8, cr15, [r8], {86} @ 0x56 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf91af0fc │ │ │ │ + @ instruction: 0xf8c2f0fc │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ - blx fecba6c2 <__read_chk@plt+0xfec552ee> │ │ │ │ + blx fecba652 <__read_chk@plt+0xfec5527e> │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ - blx ff5ba6ca <__read_chk@plt+0xff5552f6> │ │ │ │ + blx ff5ba65a <__read_chk@plt+0xff555286> │ │ │ │ movwcs r9, #2575 @ 0xa0f │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ movwls r1, #3857 @ 0xf11 │ │ │ │ @ instruction: 0x460f461a │ │ │ │ @ instruction: 0xff4ef7f7 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldceq 8, cr15, [r8], {86} @ 0x56 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ movwpl pc, #17067 @ 0x42ab @ │ │ │ │ @ instruction: 0xf10d6819 │ │ │ │ - @ instruction: 0x4638fc59 │ │ │ │ - ldc2 0, cr15, [r6], #-940 @ 0xfffffc54 │ │ │ │ + ldrtmi pc, [r8], -r1, lsl #24 @ │ │ │ │ + blx ff8ba70a <__read_chk@plt+0xff855336> │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ @ instruction: 0xf5abe643 │ │ │ │ @ instruction: 0xf8da639d │ │ │ │ ldmdavs fp, {r3, r5, sp} │ │ │ │ @ instruction: 0xf10a621d │ │ │ │ @ instruction: 0xf8460328 │ │ │ │ - bcs 10d468 <__read_chk@plt+0xa8094> │ │ │ │ + bcs 10d3f8 <__read_chk@plt+0xa8024> │ │ │ │ orrhi pc, r7, #0 │ │ │ │ mlascs r4, r4, r8, pc @ │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ eorscs pc, r4, r4, lsl #17 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf8daade7 │ │ │ │ - blcs 10a4c8 <__read_chk@plt+0xa50f4> │ │ │ │ + blcs 10a458 <__read_chk@plt+0xa5084> │ │ │ │ cmnphi ip, #0 @ p-variant is OBSOLETE │ │ │ │ ldr r2, [r2, r5, lsl #6] │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ sbcsvs r6, sp, #1769472 @ 0x1b0000 │ │ │ │ - blcc a2505c <__read_chk@plt+0x9bfc88> │ │ │ │ + blcc a24fec <__read_chk@plt+0x9bfc18> │ │ │ │ @ instruction: 0xf846930e │ │ │ │ - blls bcd4a4 <__read_chk@plt+0xb680d0> │ │ │ │ + blls bcd434 <__read_chk@plt+0xb68060> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bls 4dfe24 <__read_chk@plt+0x47aa50> │ │ │ │ + bls 4dfdb4 <__read_chk@plt+0x47a9e0> │ │ │ │ stmdals fp!, {r8, r9, sp} │ │ │ │ movwls r1, #3857 @ 0xf11 │ │ │ │ @ instruction: 0x460f461a │ │ │ │ mrc2 7, 7, pc, cr6, cr7, {7} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf503980e │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vsubl.s32 q1, d27, d20 │ │ │ │ ldmdavs r9, {r2, r8, r9, ip, lr} │ │ │ │ - stc2 1, cr15, [r2], {13} │ │ │ │ + blx febba83a <__read_chk@plt+0xfeb55466> │ │ │ │ @ instruction: 0xf0eb4638 │ │ │ │ - @ instruction: 0xf894fbdf │ │ │ │ + @ instruction: 0xf894fb87 │ │ │ │ strtls r3, [r2], #-52 @ 0xffffffcc │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0xf8d2e579 │ │ │ │ @ instruction: 0xf5ab35d4 │ │ │ │ @ instruction: 0xf8d3629d │ │ │ │ ldmdavs r2, {r3, r5, r7, fp, ip, sp} │ │ │ │ - blcs 116df0 <__read_chk@plt+0xb1a1c> │ │ │ │ + blcs 116d80 <__read_chk@plt+0xb19ac> │ │ │ │ ldrhi pc, [ip] │ │ │ │ - blcs 11c510 <__read_chk@plt+0xb713c> │ │ │ │ + blcs 11c4a0 <__read_chk@plt+0xb70cc> │ │ │ │ ldrhi pc, [r8, #64] @ 0x40 │ │ │ │ ldccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ ldrb r9, [r8, #-1305]! @ 0xfffffae7 │ │ │ │ movwpl pc, #49835 @ 0xc2ab @ │ │ │ │ @ instruction: 0xf5ab6819 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf10a60dd │ │ │ │ @@ -156732,32 +156704,32 @@ │ │ │ │ stmdacs r0, {r3, r6, fp, sp, lr} │ │ │ │ ldrhi pc, [r1], -r0 │ │ │ │ smlalscc pc, sp, r2, r8 @ │ │ │ │ @ instruction: 0xf140069b │ │ │ │ @ instruction: 0xf8df86a6 │ │ │ │ andcs r1, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ff93c284 <__read_chk@plt+0xff8d6eb0> │ │ │ │ + bl 73c214 <__read_chk@plt+0x6d6e40> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf9c2f005 │ │ │ │ strb r9, [r0, #-1056] @ 0xfffffbe0 │ │ │ │ smlatbpl ip, fp, r2, pc @ │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavs fp, {r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf10a615d │ │ │ │ @ instruction: 0xf8460318 │ │ │ │ - bcs 10d574 <__read_chk@plt+0xa81a0> │ │ │ │ + bcs 10d504 <__read_chk@plt+0xa8130> │ │ │ │ ldrbhi pc, [r7, #0]! @ │ │ │ │ stmdacs r0, {r4, r7, fp, sp, lr} │ │ │ │ ldrbhi pc, [r3, #0]! @ │ │ │ │ @ instruction: 0x2018f8da │ │ │ │ @ instruction: 0xb12a910e │ │ │ │ - @ instruction: 0xf0fc4618 │ │ │ │ - stmdbls lr, {r0, r1, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf0fb4618 │ │ │ │ + stmdbls lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmvs r8, {r0, r1, r3, fp, sp, lr} │ │ │ │ @ instruction: 0xf9d4f056 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ andseq pc, r8, sl, asr #17 │ │ │ │ movweq pc, #36899 @ 0x9023 @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ @@ -156773,129 +156745,129 @@ │ │ │ │ ldmdavs r2, {r2, r3, r4, r5, r9, ip, sp} │ │ │ │ strle r0, [r5, #-1943] @ 0xfffff869 │ │ │ │ mlascs r4, r4, r8, pc @ │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ eorscs pc, r4, r4, lsl #17 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - ldrls r8, [pc], #-1777 @ fe590 <__read_chk@plt+0x991bc> │ │ │ │ + ldrls r8, [pc], #-1777 @ fe520 <__read_chk@plt+0x9914c> │ │ │ │ str r9, [sp, #-1321]! @ 0xfffffad7 │ │ │ │ ldrls r7, [r3], -r9, lsr #20 │ │ │ │ streq pc, [r1, #-17] @ 0xffffffef │ │ │ │ strbcc fp, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ mrcge 4, 2, APSR_nzcv, cr12, cr13, {3} │ │ │ │ svclt 0x0078f7fd │ │ │ │ @ instruction: 0xf7ff2504 │ │ │ │ @ instruction: 0xf5abb877 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - blls 3d7f2c <__read_chk@plt+0x372b58> │ │ │ │ + blls 3d7ebc <__read_chk@plt+0x372ae8> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ - blls 68d5e4 <__read_chk@plt+0x628210> │ │ │ │ - blls 6e3200 <__read_chk@plt+0x67de2c> │ │ │ │ + blls 68d574 <__read_chk@plt+0x6281a0> │ │ │ │ + blls 6e3190 <__read_chk@plt+0x67ddbc> │ │ │ │ strls r9, [ip, #-785]! @ 0xfffffcef │ │ │ │ svclt 0x005df7fd │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0x46289918 │ │ │ │ subsvs r6, sp, fp, lsl r8 │ │ │ │ teqpeq r4, #-2147483646 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ @ instruction: 0xf0bf6163 │ │ │ │ stmdacs r2, {r0, r2, r3, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andshi pc, r0, r1 │ │ │ │ @ instruction: 0xf0002803 │ │ │ │ stmdacs r1, {r2, r3, r4, r5, r9, sl, pc} │ │ │ │ stmdbvs r3!, {r2, r8, ip, lr, pc}^ │ │ │ │ - bcs 118664 <__read_chk@plt+0xb3290> │ │ │ │ + bcs 1185f4 <__read_chk@plt+0xb3220> │ │ │ │ msrhi CPSR_sx, r1 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ ldmdavc r3, {r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf894b12b │ │ │ │ @ instruction: 0xf0233034 │ │ │ │ @ instruction: 0xf8840308 │ │ │ │ @ instruction: 0xf8563034 │ │ │ │ tstlt r3, ip, lsl #24 │ │ │ │ @ instruction: 0xf0eb980b │ │ │ │ - stmdbvs r3!, {r0, r1, r3, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r3!, {r0, r1, r4, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ @ instruction: 0xf7fd9423 │ │ │ │ - blls 6ae2e0 <__read_chk@plt+0x648f0c> │ │ │ │ - blls 6e3274 <__read_chk@plt+0x67dea0> │ │ │ │ + blls 6ae270 <__read_chk@plt+0x648e9c> │ │ │ │ + blls 6e3204 <__read_chk@plt+0x67de30> │ │ │ │ @ instruction: 0xf5ab9311 │ │ │ │ ldrls r6, [ip, #-925] @ 0xfffffc63 │ │ │ │ @ instruction: 0x661d681b │ │ │ │ @ instruction: 0xf8469b0b │ │ │ │ movwcs r3, #3088 @ 0xc10 │ │ │ │ stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ svclt 0x0019f7fd │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ andsvs r6, sp, fp, lsl r8 │ │ │ │ @ instruction: 0xf8469b0b │ │ │ │ movwcs r3, #3088 @ 0xc10 │ │ │ │ stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ - blls 6b8514 <__read_chk@plt+0x653140> │ │ │ │ - blls 6e32ac <__read_chk@plt+0x67ded8> │ │ │ │ + blls 6b84a4 <__read_chk@plt+0x6530d0> │ │ │ │ + blls 6e323c <__read_chk@plt+0x67de68> │ │ │ │ @ instruction: 0xf5ab9311 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - blls 3d76f4 <__read_chk@plt+0x372320> │ │ │ │ + blls 3d7684 <__read_chk@plt+0x3722b0> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ @ instruction: 0xf7fd3c08 │ │ │ │ @ instruction: 0xf5abbefe │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ - blls 3d780c <__read_chk@plt+0x372438> │ │ │ │ + blls 3d779c <__read_chk@plt+0x3723c8> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xff90f0b3 │ │ │ │ stceq 8, cr15, [ip], {70} @ 0x46 │ │ │ │ mcrlt 7, 7, pc, cr10, cr13, {7} @ │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavs fp, {r3, r5, r8, sl, ip, pc} │ │ │ │ - blls 3d7930 <__read_chk@plt+0x37255c> │ │ │ │ + blls 3d78c0 <__read_chk@plt+0x3724ec> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ @ instruction: 0xf7fd3c08 │ │ │ │ - blls 6ae24c <__read_chk@plt+0x648e78> │ │ │ │ - blls 6e3308 <__read_chk@plt+0x67df34> │ │ │ │ + blls 6ae1dc <__read_chk@plt+0x648e08> │ │ │ │ + blls 6e3298 <__read_chk@plt+0x67dec4> │ │ │ │ @ instruction: 0xf5ab9311 │ │ │ │ strls r6, [r6, #-925]! @ 0xfffffc63 │ │ │ │ ldrbvs r6, [sp], #2075 @ 0x81b │ │ │ │ @ instruction: 0xf8469b0b │ │ │ │ movwcs r3, #3088 @ 0xc10 │ │ │ │ stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ mcrlt 7, 6, pc, cr15, cr13, {7} @ │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavs fp, {r0, r1, r2, r5, r8, sl, ip, pc} │ │ │ │ - blls 3d7b74 <__read_chk@plt+0x3727a0> │ │ │ │ + blls 3d7b04 <__read_chk@plt+0x372730> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ @ instruction: 0xf7fd3c08 │ │ │ │ - blls 6ae208 <__read_chk@plt+0x648e34> │ │ │ │ - blls 6e334c <__read_chk@plt+0x67df78> │ │ │ │ + blls 6ae198 <__read_chk@plt+0x648dc4> │ │ │ │ + blls 6e32dc <__read_chk@plt+0x67df08> │ │ │ │ @ instruction: 0xf5ab9311 │ │ │ │ strls r6, [r5, #-925]! @ 0xfffffc63 │ │ │ │ ldrbvs r6, [sp, #-2075] @ 0xfffff7e5 │ │ │ │ @ instruction: 0xf8469b0b │ │ │ │ movwcs r3, #3088 @ 0xc10 │ │ │ │ stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ mcrlt 7, 5, pc, cr13, cr13, {7} @ │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ orrsvs pc, sp, #717225984 @ 0x2ac00000 │ │ │ │ ldmdavs fp, {r1, r2, r3, r4, r8, sl, ip, pc} │ │ │ │ - blls 3d7db8 <__read_chk@plt+0x3729e4> │ │ │ │ + blls 3d7d48 <__read_chk@plt+0x372974> │ │ │ │ ldccc 8, cr15, [r0], {70} @ 0x46 │ │ │ │ @ instruction: 0xf8462300 │ │ │ │ @ instruction: 0xf7fd3c08 │ │ │ │ - blls 6ae1c4 <__read_chk@plt+0x648df0> │ │ │ │ - blls 6e3390 <__read_chk@plt+0x67dfbc> │ │ │ │ + blls 6ae154 <__read_chk@plt+0x648d80> │ │ │ │ + blls 6e3320 <__read_chk@plt+0x67df4c> │ │ │ │ @ instruction: 0xf5ab9311 │ │ │ │ strls r6, [sl, #-925]! @ 0xfffffc63 │ │ │ │ ldrbvs r6, [sp, #2075] @ 0x81b │ │ │ │ @ instruction: 0xf8469b0b │ │ │ │ movwcs r3, #3088 @ 0xc10 │ │ │ │ stccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ mcrlt 7, 4, pc, cr11, cr13, {7} @ │ │ │ │ @@ -156919,350 +156891,350 @@ │ │ │ │ stceq 8, cr15, [ip], #-344 @ 0xfffffea8 │ │ │ │ stccc 8, cr15, [r8], #-280 @ 0xfffffee8 │ │ │ │ ldclt 7, cr15, [r6, #1012] @ 0x3f4 │ │ │ │ andcs r2, r1, #335544320 @ 0x14000000 │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ strbmi r9, [r0], -r0, lsl #10 │ │ │ │ @ instruction: 0xf7663d01 │ │ │ │ - bls 3795d8 <__read_chk@plt+0x314204> │ │ │ │ + bls 379648 <__read_chk@plt+0x314274> │ │ │ │ @ instruction: 0xf8024638 │ │ │ │ @ instruction: 0xf7664c48 │ │ │ │ - strbmi lr, [r1], -lr, ror #22 │ │ │ │ + strbmi lr, [r1], -r6, lsr #23 │ │ │ │ addpl pc, r0, #192, 10 @ 0x30000000 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ @ instruction: 0xf7664638 │ │ │ │ - movwcs lr, #22528 @ 0x5800 │ │ │ │ + movwcs lr, #22584 @ 0x5838 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ - blls 138f30 <__read_chk@plt+0xd3b5c> │ │ │ │ + blls 138ec0 <__read_chk@plt+0xd3aec> │ │ │ │ @ instruction: 0xf88a4640 │ │ │ │ @ instruction: 0xf7664ff4 │ │ │ │ - bls 3795a8 <__read_chk@plt+0x3141d4> │ │ │ │ + bls 379618 <__read_chk@plt+0x314244> │ │ │ │ @ instruction: 0xf8024630 │ │ │ │ @ instruction: 0xf7664c48 │ │ │ │ - @ instruction: 0x4641eb56 │ │ │ │ + strbmi lr, [r1], -lr, lsl #23 │ │ │ │ addpl pc, r0, #192, 10 @ 0x30000000 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - @ instruction: 0xf7654630 │ │ │ │ - blls 6ba7c4 <__read_chk@plt+0x6553f0> │ │ │ │ + @ instruction: 0xf7664630 │ │ │ │ + blls 6b8834 <__read_chk@plt+0x653460> │ │ │ │ @ instruction: 0x46384631 │ │ │ │ svcmi 0x00f8f883 │ │ │ │ @ instruction: 0xf828f0e1 │ │ │ │ - bllt 177c830 <__read_chk@plt+0x171745c> │ │ │ │ + bllt 177c7c0 <__read_chk@plt+0x17173ec> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r2, r4, r5, r7, r8, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf1088171 │ │ │ │ - blcs 14b844 <__read_chk@plt+0xe6470> │ │ │ │ - blge ff93c248 <__read_chk@plt+0xff8d6e74> │ │ │ │ + blcs 14b7d4 <__read_chk@plt+0xe6400> │ │ │ │ + blge ff93c1d8 <__read_chk@plt+0xff8d6e04> │ │ │ │ @ instruction: 0x46289b16 │ │ │ │ ldmdbls r8, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ - blx 5bab5a <__read_chk@plt+0x555786> │ │ │ │ - blcs 14626c <__read_chk@plt+0xe0e98> │ │ │ │ + blx 5baaea <__read_chk@plt+0x555716> │ │ │ │ + blcs 1461fc <__read_chk@plt+0xe0e28> │ │ │ │ andshi pc, r8, #64, 4 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ @ instruction: 0xf1a8e401 │ │ │ │ @ instruction: 0xf1b80203 │ │ │ │ svclt 0x00180f08 │ │ │ │ ldmle sl, {r1, r9, fp, sp}^ │ │ │ │ @ instruction: 0x4643681a │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ ldmdbls r8, {r2, r5, r6, r8, sl, fp, sp, pc} │ │ │ │ andsls r4, r1, #40, 12 @ 0x2800000 │ │ │ │ - blx ffe3ab94 <__read_chk@plt+0xffdd57c0> │ │ │ │ + blx ffe3ab24 <__read_chk@plt+0xffdd5750> │ │ │ │ teqlt r0, lr │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0412b00 │ │ │ │ - blls 69e8e0 <__read_chk@plt+0x63950c> │ │ │ │ - blls 6e34e8 <__read_chk@plt+0x67e114> │ │ │ │ + blls 69e870 <__read_chk@plt+0x63949c> │ │ │ │ + blls 6e3478 <__read_chk@plt+0x67e0a4> │ │ │ │ @ instruction: 0xf8949311 │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840308 │ │ │ │ @ instruction: 0xf8563034 │ │ │ │ @ instruction: 0xf7ff3c18 │ │ │ │ @ instruction: 0xf8dfbbda │ │ │ │ ldrbtmi r3, [fp], #-1316 @ 0xfffffadc │ │ │ │ @ instruction: 0xf7fe931b │ │ │ │ @ instruction: 0xf8dfbb94 │ │ │ │ @ instruction: 0xf50d351c │ │ │ │ stcls 5, cr5, [sl], #-92 @ 0xffffffa4 │ │ │ │ streq pc, [r8], -r5, lsr #3 │ │ │ │ @ instruction: 0x4630447b │ │ │ │ - blvs fe798a54 <__read_chk@plt+0xfe733680> │ │ │ │ + blvs fe7989e4 <__read_chk@plt+0xfe733610> │ │ │ │ @ instruction: 0xf0237a23 │ │ │ │ @ instruction: 0xf0430306 │ │ │ │ eorvc r0, r3, #402653184 @ 0x18000000 │ │ │ │ movwls r9, #6939 @ 0x1b1b │ │ │ │ ldrbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ andcs r9, r1, #536870912 @ 0x20000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7664619 │ │ │ │ - movwcs lr, #2788 @ 0xae4 │ │ │ │ + movwcs lr, #2844 @ 0xb1c │ │ │ │ @ instruction: 0xf8854630 │ │ │ │ @ instruction: 0xf10433f7 │ │ │ │ - @ instruction: 0xf8dafcd5 │ │ │ │ + @ instruction: 0xf8dafc7d │ │ │ │ eorvs r3, r0, #24 │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ @ instruction: 0xf8dfabb2 │ │ │ │ ldmdbls r8, {r4, r6, r7, sl} │ │ │ │ @ instruction: 0xf0bf4478 │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ - blge feebba30 <__read_chk@plt+0xfee5665c> │ │ │ │ + blge feebb9c0 <__read_chk@plt+0xfee565ec> │ │ │ │ @ instruction: 0xf8da991c │ │ │ │ - bvc 3c69a0 <__read_chk@plt+0x3615cc> │ │ │ │ + bvc 3c6930 <__read_chk@plt+0x36155c> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ - bcs 11b178 <__read_chk@plt+0xb5da4> │ │ │ │ - blge fea3bb48 <__read_chk@plt+0xfe9d6774> │ │ │ │ + bcs 11b108 <__read_chk@plt+0xb5d34> │ │ │ │ + blge fea3bad8 <__read_chk@plt+0xfe9d6704> │ │ │ │ strteq pc, [r8], #2271 @ 0x8df │ │ │ │ @ instruction: 0xf1044478 │ │ │ │ - blls 83dc30 <__read_chk@plt+0x7d885c> │ │ │ │ + blls 83da60 <__read_chk@plt+0x7d868c> │ │ │ │ @ instruction: 0xf7fe6218 │ │ │ │ strcs fp, [r0], -r1, lsr #23 │ │ │ │ @ instruction: 0xf7664620 │ │ │ │ - stmibne r7, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmibne r7, {r1, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ svceq 0x0004f855 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, fp, ip} │ │ │ │ @ instruction: 0x4604d1f7 │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ - bls a5ffa8 <__read_chk@plt+0x9fabd4> │ │ │ │ + bls a5ff38 <__read_chk@plt+0x9fab64> │ │ │ │ ldrbteq pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r7, [r8], #-2579 @ 0xfffff5ed │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf1047213 │ │ │ │ - pkhbtmi pc, r0, r7, lsl #25 @ │ │ │ │ - bls 365630 <__read_chk@plt+0x30025c> │ │ │ │ + @ instruction: 0x4680fc3f │ │ │ │ + bls 3655c0 <__read_chk@plt+0x3001ec> │ │ │ │ eorhi pc, r0, r3, asr #17 │ │ │ │ orrsvs pc, pc, #679477248 @ 0x28800000 │ │ │ │ vshrn.i64 d6, q4, #30 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blcs 11fa1c <__read_chk@plt+0xba648> │ │ │ │ - blge fe3fbbb0 <__read_chk@plt+0xfe3967dc> │ │ │ │ - bllt fe4fc9b4 <__read_chk@plt+0xfe4975e0> │ │ │ │ + blcs 11f9ac <__read_chk@plt+0xba5d8> │ │ │ │ + blge fe3fbb40 <__read_chk@plt+0xfe39676c> │ │ │ │ + bllt fe4fc944 <__read_chk@plt+0xfe497570> │ │ │ │ ldrtmi r2, [r8], -r0, lsl #10 │ │ │ │ - b 203c75c <__read_chk@plt+0x1fd7388> │ │ │ │ + b fee3c6ec <__read_chk@plt+0xfedd7318> │ │ │ │ @ instruction: 0xf8541946 │ │ │ │ ldclne 15, cr0, [r5], #-16 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stccs 6, cr4, [r0, #-28] @ 0xffffffe4 │ │ │ │ ldrhi pc, [lr, #-64] @ 0xffffffc0 │ │ │ │ - bvc 5e5254 <__read_chk@plt+0x57fe80> │ │ │ │ + bvc 5e51e4 <__read_chk@plt+0x57fe10> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf8df7213 │ │ │ │ ldrbtmi r0, [r8], #-1052 @ 0xfffffbe4 │ │ │ │ - stc2l 1, cr15, [sl], #-16 │ │ │ │ + ldc2 1, cr15, [r2], {4} │ │ │ │ andsvs r9, r8, #30720 @ 0x7800 │ │ │ │ - bllt fe17c9f0 <__read_chk@plt+0xfe11761c> │ │ │ │ - bl 13bc794 <__read_chk@plt+0x13573c0> │ │ │ │ + bllt fe17c980 <__read_chk@plt+0xfe1175ac> │ │ │ │ + bl fe1bc724 <__read_chk@plt+0xfe157350> │ │ │ │ stccs 8, cr6, [r0], {-0} │ │ │ │ sbcshi pc, r6, #0 │ │ │ │ mcr2 0, 7, pc, cr14, cr15, {6} @ │ │ │ │ movwls r9, #2834 @ 0xb12 │ │ │ │ - blmi 8721c <__read_chk@plt+0x21e48> │ │ │ │ + blmi 871ac <__read_chk@plt+0x21dd8> │ │ │ │ andls r4, r1, r1, lsl r6 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ stc2l 0, cr15, [r6], #-780 @ 0xfffffcf4 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ @ instruction: 0xf7feab17 │ │ │ │ @ instruction: 0xf8d9b8d8 │ │ │ │ mrscs r3, (UNDEF: 1) │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ cmppeq r4, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ - blx ff93ad3e <__read_chk@plt+0xff8d596a> │ │ │ │ + blx ff93acce <__read_chk@plt+0xff8d58fa> │ │ │ │ movwpl pc, #49835 @ 0xc2ab @ │ │ │ │ andsls r4, r8, r6, lsl #12 │ │ │ │ - blcs 118ab8 <__read_chk@plt+0xb36e4> │ │ │ │ - bge ebbb44 <__read_chk@plt+0xe56770> │ │ │ │ + blcs 118a48 <__read_chk@plt+0xb3674> │ │ │ │ + bge ebbad4 <__read_chk@plt+0xe56700> │ │ │ │ stmdacs r0, {r3, r4, r6, r7, fp, sp, lr} │ │ │ │ - bge d7bb4c <__read_chk@plt+0xd16778> │ │ │ │ + bge d7badc <__read_chk@plt+0xd16708> │ │ │ │ @ instruction: 0xf0bf2103 │ │ │ │ @ instruction: 0x4604fbd1 │ │ │ │ @ instruction: 0xf43d2800 │ │ │ │ strmi sl, [r1], -r6, lsr #20 │ │ │ │ @ instruction: 0xf0bf4630 │ │ │ │ ldrtmi pc, [r3], -r9, ror #23 @ │ │ │ │ cdpls 6, 1, cr4, cr8, cr5, {0} │ │ │ │ ldmdavs r3!, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ - bvs 1d2af88 <__read_chk@plt+0x1cc5bb4> │ │ │ │ + bvs 1d2af18 <__read_chk@plt+0x1cc5b44> │ │ │ │ stmdavs r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0ebb10b │ │ │ │ - bvs feebcdec <__read_chk@plt+0xfee57a18> │ │ │ │ + bvs feebcc1c <__read_chk@plt+0xfee57848> │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ @ instruction: 0xf0bf9818 │ │ │ │ @ instruction: 0x4626fc75 │ │ │ │ cmplt r3, r3, lsr r8 │ │ │ │ tstlt r8, r0, ror sl │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - @ instruction: 0xf8caf0eb │ │ │ │ + @ instruction: 0xf872f0eb │ │ │ │ @ instruction: 0x2e006ab6 │ │ │ │ @ instruction: 0x4620d1f4 │ │ │ │ stc2l 0, cr15, [r6], #-764 @ 0xfffffd04 │ │ │ │ @ instruction: 0xf7fd9518 │ │ │ │ - bls 36d2b0 <__read_chk@plt+0x307edc> │ │ │ │ + bls 36d240 <__read_chk@plt+0x307e6c> │ │ │ │ addsvs pc, pc, #679477248 @ 0x28800000 │ │ │ │ stmdacs r0, {r4, fp, sp, lr} │ │ │ │ - blge 27bcbc <__read_chk@plt+0x2168e8> │ │ │ │ - blcs 119034 <__read_chk@plt+0xb3c60> │ │ │ │ - blge 6fbbc4 <__read_chk@plt+0x6967f0> │ │ │ │ - blcs 118b3c <__read_chk@plt+0xb3768> │ │ │ │ - blge 5fbbcc <__read_chk@plt+0x5967f8> │ │ │ │ + blge 27bc4c <__read_chk@plt+0x216878> │ │ │ │ + blcs 118fc4 <__read_chk@plt+0xb3bf0> │ │ │ │ + blge 6fbb54 <__read_chk@plt+0x696780> │ │ │ │ + blcs 118acc <__read_chk@plt+0xb36f8> │ │ │ │ + blge 5fbb5c <__read_chk@plt+0x596788> │ │ │ │ andcs r9, r0, r9, lsl #22 │ │ │ │ movwpl pc, #49827 @ 0xc2a3 @ │ │ │ │ @ instruction: 0xf7fe681b │ │ │ │ ldmdals r2, {r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf838f0e0 │ │ │ │ strmi r4, [r4], -r8, asr #19 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - @ instruction: 0xf7652000 │ │ │ │ - @ instruction: 0x4603efdc │ │ │ │ + @ instruction: 0xf7662000 │ │ │ │ + @ instruction: 0x4603e814 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavc r2!, {r1, r2, r3, r4, r7, r8, sl, pc} │ │ │ │ @ instruction: 0x4cc3b92a │ │ │ │ @ instruction: 0x4622447c │ │ │ │ @ instruction: 0xf7fe4621 │ │ │ │ - bmi ff16e738 <__read_chk@plt+0xff109364> │ │ │ │ + bmi ff16e6c8 <__read_chk@plt+0xff1092f4> │ │ │ │ ldrbtmi r4, [sl], #-2497 @ 0xfffff63f │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ @ instruction: 0xf8dabf04 │ │ │ │ - bcs 106bf0 <__read_chk@plt+0xa181c> │ │ │ │ - bge 1abbd20 <__read_chk@plt+0x1a5694c> │ │ │ │ + bcs 106b80 <__read_chk@plt+0xa17ac> │ │ │ │ + bge 1abbcb0 <__read_chk@plt+0x1a568dc> │ │ │ │ @ instruction: 0x46289918 │ │ │ │ @ instruction: 0xf9aaf0bf │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ eorshi pc, r2, #0 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ mvnhi pc, r0 │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r2, r4, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf856857d │ │ │ │ - blcs 10dbb4 <__read_chk@plt+0xa87e0> │ │ │ │ + blcs 10db44 <__read_chk@plt+0xa8770> │ │ │ │ rschi pc, r0, r1 │ │ │ │ andls r9, lr, #90112 @ 0x16000 │ │ │ │ andsls r9, r1, #94208 @ 0x17000 │ │ │ │ @ instruction: 0xf7ff681a │ │ │ │ - bls 52d59c <__read_chk@plt+0x4c81c8> │ │ │ │ + bls 52d52c <__read_chk@plt+0x4c8158> │ │ │ │ ldmibvs r3, {r0, r3, r8, fp, ip, pc} │ │ │ │ ldmvs r9, {r0, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs pc, {r2, r4, r8, fp, ip, pc} @ │ │ │ │ andne pc, r0, r8, asr #17 │ │ │ │ stcmi 3, cr11, [r8, #476]! @ 0x1dc │ │ │ │ ldrmi r2, [r1], r0, lsl #14 │ │ │ │ subsge pc, r8, sp, asr #17 │ │ │ │ ldcge 4, cr4, [lr], #-500 @ 0xfffffe0c │ │ │ │ ldrtmi r4, [sl], lr, lsr #12 │ │ │ │ @ instruction: 0x460d461a │ │ │ │ @ instruction: 0xf8d8e00a │ │ │ │ ldrtmi r2, [r1], -r0 │ │ │ │ - blne 159041c <__read_chk@plt+0x152b048> │ │ │ │ + blne 15903ac <__read_chk@plt+0x152afd8> │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf90ef0e3 │ │ │ │ @ instruction: 0x2018f8d9 │ │ │ │ andeq pc, sl, r2, asr r8 @ │ │ │ │ - beq 23afd8 <__read_chk@plt+0x1d5c04> │ │ │ │ + beq 23af68 <__read_chk@plt+0x1d5b94> │ │ │ │ stc2 0, cr15, [r2, #820] @ 0x334 │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ smlsdcc r1, r2, fp, r1 │ │ │ │ adcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf8fcf0e3 │ │ │ │ @ instruction: 0x2018f8d9 │ │ │ │ andcs pc, sl, r2, asr r8 @ │ │ │ │ bicsle r2, lr, r0, lsl #20 │ │ │ │ ldrsbge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ andcs r9, r0, #20, 22 @ 0x5000 │ │ │ │ orrmi pc, r0, #12582912 @ 0xc00000 │ │ │ │ svccs 0x00fff883 │ │ │ │ - bls aa5c28 <__read_chk@plt+0xa40854> │ │ │ │ - bvc 5d8f6c <__read_chk@plt+0x573b98> │ │ │ │ + bls aa5bb8 <__read_chk@plt+0xa407e4> │ │ │ │ + bvc 5d8efc <__read_chk@plt+0x573b28> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ stmdacs r0, {r0, r1, r4, r9, ip, sp, lr} │ │ │ │ addshi pc, r0, #0 │ │ │ │ - ldmdb lr, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r6, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [r8, #-820]! @ 0xfffffccc │ │ │ │ - bmi fe298f94 <__read_chk@plt+0xfe233bc0> │ │ │ │ - blcs 10fdf4 <__read_chk@plt+0xaaa20> │ │ │ │ + bmi fe298f24 <__read_chk@plt+0xfe233b50> │ │ │ │ + blcs 10fd84 <__read_chk@plt+0xaa9b0> │ │ │ │ strbhi pc, [lr, -r0]! @ │ │ │ │ stmib sp, {r4, sl, fp, ip, pc}^ │ │ │ │ - blls 60c824 <__read_chk@plt+0x5a7450> │ │ │ │ + blls 60c7b4 <__read_chk@plt+0x5a73e0> │ │ │ │ andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ andspl pc, r7, #54525952 @ 0x3400000 │ │ │ │ ldrmi r9, [r5], -r6, lsl #6 │ │ │ │ streq pc, [r8], -r2, lsr #3 │ │ │ │ stmdavs r3!, {r0, r9, sp}^ │ │ │ │ movwls r4, #30256 @ 0x7630 │ │ │ │ movwls r6, #22883 @ 0x5963 │ │ │ │ ldrbtmi r4, [fp], #-2939 @ 0xfffff485 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ ldrmi r6, [r9], -r0, lsl #7 │ │ │ │ - stmdb r8, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r0, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ mvnscc pc, #8716288 @ 0x850000 │ │ │ │ - blx fbb062 <__read_chk@plt+0xf55c8e> │ │ │ │ - bls ae58ec <__read_chk@plt+0xa80518> │ │ │ │ + blx ff9baff0 <__read_chk@plt+0xff955c1c> │ │ │ │ + bls ae587c <__read_chk@plt+0xa804a8> │ │ │ │ stmiavs r0!, {r3, r4, r9, sp, lr} │ │ │ │ @ instruction: 0xf0237a13 │ │ │ │ @ instruction: 0xf0430306 │ │ │ │ andsvc r0, r3, #402653184 @ 0x18000000 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1048369 │ │ │ │ - blls afd91c <__read_chk@plt+0xa98548> │ │ │ │ + blls afd74c <__read_chk@plt+0xa98378> │ │ │ │ @ instruction: 0xf7fe6218 │ │ │ │ @ instruction: 0xf7f8b9ff │ │ │ │ @ instruction: 0xf8dbfb9b │ │ │ │ stmdacs r6!, {ip, sp}^ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0x83a3f000 │ │ │ │ ldrdne pc, [r8, #131] @ 0x83 │ │ │ │ ldmiblt sl!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldceq 8, cr15, [r8], {86} @ 0x56 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - stc2 0, cr15, [lr], {251} @ 0xfb │ │ │ │ + ldc2 0, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0xff22f0cb │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0xff46f0cb │ │ │ │ movwcs r9, #2575 @ 0xa0f │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ movwls r1, #3857 @ 0xf11 │ │ │ │ @ instruction: 0x460f461a │ │ │ │ - blx ff1bcca0 <__read_chk@plt+0xff1578cc> │ │ │ │ + blx ff1bcc30 <__read_chk@plt+0xff15785c> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldceq 8, cr15, [r8], {86} @ 0x56 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ movwpl pc, #17067 @ 0x42ab @ │ │ │ │ @ instruction: 0xf10c6819 │ │ │ │ - ldrtmi pc, [r8], -sp, asr #31 @ │ │ │ │ - @ instruction: 0xffaaf0ea │ │ │ │ + shsub16mi pc, r8, r5 @ │ │ │ │ + @ instruction: 0xff52f0ea │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ mcrls 5, 1, lr, cr12, cr8, {5} │ │ │ │ - bvc dd05f8 <__read_chk@plt+0xd6b224> │ │ │ │ + bvc dd0588 <__read_chk@plt+0xd6b1b4> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf0eb7233 │ │ │ │ - @ instruction: 0x4642f911 │ │ │ │ + @ instruction: 0x4642f8b9 │ │ │ │ eorsvs r2, r0, #0, 2 │ │ │ │ - bl fe63caa4 <__read_chk@plt+0xfe5d76d0> │ │ │ │ - blls 365134 <__read_chk@plt+0x2ffd60> │ │ │ │ + bl ff43ca34 <__read_chk@plt+0xff3d7660> │ │ │ │ + blls 3650c4 <__read_chk@plt+0x2ffcf0> │ │ │ │ stmvs ip, {r1, r4, r5, r9, fp, sp, lr} │ │ │ │ ldrvs pc, [r9, r3, lsr #11] │ │ │ │ eorsvs r4, sl, r3, lsr r6 │ │ │ │ stclmi 3, cr11, [r1, #-592] @ 0xfffffdb0 │ │ │ │ @ instruction: 0xf8cdae3e │ │ │ │ @ instruction: 0x4699a058 │ │ │ │ sxtahmi r4, sl, sp, ror #8 │ │ │ │ @@ -157276,130 +157248,130 @@ │ │ │ │ ldrbmi r0, [r8], -r8, lsl #22 │ │ │ │ ldrtmi r1, [r1], -sl, lsl #21 │ │ │ │ andeq lr, r2, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xf832f0e3 │ │ │ │ @ instruction: 0xf8d96821 │ │ │ │ @ instruction: 0xf8da2020 │ │ │ │ ldrbmi r3, [r8], -r0 │ │ │ │ - bl feb057d4 <__read_chk@plt+0xfeaa0400> │ │ │ │ + bl feb05764 <__read_chk@plt+0xfeaa0390> │ │ │ │ @ instruction: 0xf0e30202 │ │ │ │ - bvs fea3ce10 <__read_chk@plt+0xfe9d7a3c> │ │ │ │ + bvs fea3cda0 <__read_chk@plt+0xfe9d79cc> │ │ │ │ ldrdcs pc, [r0], -r9 @ │ │ │ │ stmdavs r1!, {r2, r4, r8, ip, sp, pc} │ │ │ │ bicsle r2, sp, r0, lsl #18 │ │ │ │ ldrsbge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ ldrdlt pc, [r8], sp │ │ │ │ movwcs r4, #1090 @ 0x442 │ │ │ │ stccc 8, cr15, [r1], {2} │ │ │ │ stmiblt r7, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r4, r5, lsr #18 │ │ │ │ @ instruction: 0xf0e44479 │ │ │ │ - @ instruction: 0xf7fdf8f9 │ │ │ │ - blcs 12e090 <__read_chk@plt+0xc8cbc> │ │ │ │ + @ instruction: 0xf7fdf8a1 │ │ │ │ + blcs 12e020 <__read_chk@plt+0xc8c4c> │ │ │ │ andhi pc, sl, #64 @ 0x40 │ │ │ │ - bge 1d659d0 <__read_chk@plt+0x1d005fc> │ │ │ │ + bge 1d65960 <__read_chk@plt+0x1d0058c> │ │ │ │ cmnpvc pc, #683671552 @ p-variant is OBSOLETE @ 0x28c00000 │ │ │ │ tstcs r0, r9, lsl r0 │ │ │ │ @ instruction: 0xf7fe6059 │ │ │ │ stmvs r2, {r2, r4, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - bls 69f8c4 <__read_chk@plt+0x63a4f0> │ │ │ │ - bls 6e3600 <__read_chk@plt+0x67e22c> │ │ │ │ + bls 69f854 <__read_chk@plt+0x63a480> │ │ │ │ + bls 6e3590 <__read_chk@plt+0x67e1bc> │ │ │ │ @ instruction: 0xf7ff9211 │ │ │ │ svclt 0x0000b958 │ │ │ │ - andseq r0, r8, r8, lsr #28 │ │ │ │ - eoreq r8, sl, lr, asr r2 │ │ │ │ - andseq r6, r6, r4, lsl r2 │ │ │ │ - andseq r6, r6, r4, lsl #3 │ │ │ │ - andseq r5, r6, sl, ror #22 │ │ │ │ - andseq r6, r6, r8, lsl #3 │ │ │ │ - andseq r5, r6, r6, lsl #14 │ │ │ │ - eoreq lr, r8, sl, ror #16 │ │ │ │ - eorseq pc, r7, r8, ror r2 @ │ │ │ │ - andseq r5, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0x00163dd4 │ │ │ │ - @ instruction: 0x0014b1b4 │ │ │ │ - strhteq ip, [sl], -sl │ │ │ │ - eoreq ip, sl, r6, asr pc │ │ │ │ - andseq r5, r6, sl, ror #13 │ │ │ │ - mulseq r6, r2, r7 │ │ │ │ - eoreq ip, sl, ip, lsr lr │ │ │ │ - andseq r5, r6, sl, lsl r3 │ │ │ │ - andseq r5, r6, ip, lsr #6 │ │ │ │ - strdeq r7, [r7], -r4 @ │ │ │ │ - andseq r8, r5, ip, lsl #7 │ │ │ │ - andseq r5, r6, sl, lsr r5 │ │ │ │ - eoreq r7, r7, ip, asr #10 │ │ │ │ - @ instruction: 0x001655f0 │ │ │ │ + andseq r0, r8, ip, lsr sp │ │ │ │ + eoreq r8, sl, r2, ror #2 │ │ │ │ + andseq r6, r6, r8, lsr #2 │ │ │ │ + mulseq r6, r8, r0 │ │ │ │ + andseq r5, r6, lr, ror sl │ │ │ │ + mulseq r6, ip, r0 │ │ │ │ + andseq r5, r6, sl, lsl r6 │ │ │ │ + eoreq lr, r8, lr, ror r7 │ │ │ │ + eorseq pc, r7, r8, ror #5 │ │ │ │ + mulseq r6, ip, r7 │ │ │ │ + andseq r3, r6, r8, ror #25 │ │ │ │ + ldrsheq fp, [r4], -ip │ │ │ │ + strhteq ip, [sl], -lr │ │ │ │ + eoreq ip, sl, sl, asr lr │ │ │ │ + @ instruction: 0x001655fe │ │ │ │ + andseq r5, r6, r6, lsr #13 │ │ │ │ + eoreq ip, sl, r0, asr #26 │ │ │ │ + andseq r5, r6, lr, lsr #4 │ │ │ │ + andseq r5, r6, r0, asr #4 │ │ │ │ + eoreq r7, r7, r8, lsl #12 │ │ │ │ + andseq r8, r5, r0, lsr #5 │ │ │ │ + andseq r5, r6, lr, asr #8 │ │ │ │ + eoreq r7, r7, r0, ror #8 │ │ │ │ + andseq r5, r6, r4, lsl #10 │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ vmlscs.f32 s30, s1, s23 │ │ │ │ bichi pc, r9, r0 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ stmdals ip, {r0, r1, r2, r9, pc} │ │ │ │ stc2l 0, cr15, [r0, #780] @ 0x30c │ │ │ │ stcne 8, cr15, [ip], #892 @ 0x37c │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf89ef0e4 │ │ │ │ + @ instruction: 0xf846f0e4 │ │ │ │ ldcllt 7, cr15, [r8], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xf7fd940d │ │ │ │ @ instruction: 0xf04fb846 │ │ │ │ @ instruction: 0xf78530ff │ │ │ │ - @ instruction: 0xf7fefeb1 │ │ │ │ - blls 5ad67c <__read_chk@plt+0x5482a8> │ │ │ │ + @ instruction: 0xf7fefeaf │ │ │ │ + blls 5ad60c <__read_chk@plt+0x548238> │ │ │ │ ldcls 2, cr2, [r4], {1} │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ strtmi r3, [r0], -r4, lsl #25 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stmda r6!, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda lr, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ orrmi pc, r0, #4, 10 @ 0x1000000 │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ @ instruction: 0xf8832201 │ │ │ │ @ instruction: 0xf7851fff │ │ │ │ - @ instruction: 0x4604fcdd │ │ │ │ + @ instruction: 0x4604fcdb │ │ │ │ ldmiblt r7, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0c3980c │ │ │ │ @ instruction: 0xf015fd91 │ │ │ │ @ instruction: 0xf0400f22 │ │ │ │ @ instruction: 0xf8dd8190 │ │ │ │ @ instruction: 0xf045b024 │ │ │ │ ldmdals r0, {r4, sl} │ │ │ │ - blx 143b1aa <__read_chk@plt+0x13d5dd6> │ │ │ │ + blx 143b13a <__read_chk@plt+0x13d5d66> │ │ │ │ strtmi r9, [r0], -pc, lsl #22 │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ ldmdavs r9, {r2, r4, r9, fp, ip, pc} │ │ │ │ movmi pc, #1325400064 @ 0x4f000000 │ │ │ │ - blx fe93ceb2 <__read_chk@plt+0xfe8d7ade> │ │ │ │ + blx fe93ce42 <__read_chk@plt+0xfe8d7a6e> │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ ldc2l 0, cr15, [r0], {4} │ │ │ │ stclt 7, cr15, [r9, #-1016]! @ 0xfffffc08 │ │ │ │ - ldm r6, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb lr, {r1, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0df6800 │ │ │ │ @ instruction: 0xf8dffc7d │ │ │ │ @ instruction: 0x46031c14 │ │ │ │ ldrbtmi r9, [r9], #-2578 @ 0xfffff5ee │ │ │ │ - @ instruction: 0xf0e42001 │ │ │ │ - @ instruction: 0xf7fef84b │ │ │ │ + @ instruction: 0xf0e32001 │ │ │ │ + @ instruction: 0xf7fefff3 │ │ │ │ @ instruction: 0xf893b9b7 │ │ │ │ @ instruction: 0xf0422035 │ │ │ │ @ instruction: 0xf8830201 │ │ │ │ @ instruction: 0xf7fd2035 │ │ │ │ @ instruction: 0xf8d9bfd2 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0x069020fd │ │ │ │ msrhi SPSR_f, r0, lsl #2 │ │ │ │ msrcc CPSR_sx, r3 @ │ │ │ │ @ instruction: 0xf1400759 │ │ │ │ @ instruction: 0xf8568163 │ │ │ │ stmdacs r0, {r2, r3, sl, fp} │ │ │ │ cmpphi lr, r0 @ p-variant is OBSOLETE │ │ │ │ - blcs 11cf44 <__read_chk@plt+0xb7b70> │ │ │ │ + blcs 11ced4 <__read_chk@plt+0xb7b00> │ │ │ │ cmpphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ ldc2l 0, cr15, [r6, #812] @ 0x32c │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ ldc2l 0, cr15, [sl, #812]! @ 0x32c │ │ │ │ movwcs r9, #2575 @ 0xa0f │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ movwls r3, #2564 @ 0xa04 │ │ │ │ @@ -157408,141 +157380,141 @@ │ │ │ │ @ instruction: 0xf8d9f975 │ │ │ │ @ instruction: 0xf8563000 │ │ │ │ @ instruction: 0xf5030c18 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vsubl.s32 q1, d27, d20 │ │ │ │ tstls r1, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xf10c6819 │ │ │ │ - blls 57e978 <__read_chk@plt+0x5195a4> │ │ │ │ + blls 57e7a8 <__read_chk@plt+0x5193d4> │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf0ea4638 │ │ │ │ - blls 4be8ec <__read_chk@plt+0x459518> │ │ │ │ + blls 4be71c <__read_chk@plt+0x459348> │ │ │ │ svclt 0x001e2b01 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ svceq 0x0001f1b8 │ │ │ │ msrhi CPSR_f, r0 │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ stmdalt r5!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldc2 0, cr15, [r8], {223} @ 0xdf │ │ │ │ - blne 143d334 <__read_chk@plt+0x13d7f60> │ │ │ │ - bls 5907c8 <__read_chk@plt+0x52b3f4> │ │ │ │ + blne 143d2c4 <__read_chk@plt+0x13d7ef0> │ │ │ │ + bls 590758 <__read_chk@plt+0x52b384> │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - @ instruction: 0xffe6f0e3 │ │ │ │ + @ instruction: 0xff8ef0e3 │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ @ instruction: 0xf7fda843 │ │ │ │ @ instruction: 0xf8ddbe04 │ │ │ │ strb fp, [lr, -r4, lsr #32]! │ │ │ │ - @ instruction: 0xf984f0fb │ │ │ │ + @ instruction: 0xf92cf0fb │ │ │ │ orrsvs pc, ip, #717225984 @ 0x2ac00000 │ │ │ │ andsvs r9, r8, lr │ │ │ │ - @ instruction: 0xf97ef0fb │ │ │ │ + @ instruction: 0xf926f0fb │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf5039a0e │ │ │ │ bicsvs r5, r0, r0, asr #6 │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ stmiacs r8!, {r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8d381f8 │ │ │ │ vst2.32 {d19-d22}, [pc :64], ip │ │ │ │ ldmdals r4, {r5, r7, r8, lr} │ │ │ │ cdp2 0, 14, cr15, cr0, cr8, {2} │ │ │ │ orrsvs pc, ip, fp, lsr #11 │ │ │ │ stmdavs fp, {r0, r4, r8, ip, pc} │ │ │ │ @ instruction: 0xf104930e │ │ │ │ - blls 4bd56c <__read_chk@plt+0x458198> │ │ │ │ + blls 4bd39c <__read_chk@plt+0x457fc8> │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ addsvs r9, r8, r1, lsl r9 │ │ │ │ - blcc 925c4c <__read_chk@plt+0x8c0878> │ │ │ │ + blcc 925bdc <__read_chk@plt+0x8c0808> │ │ │ │ ldccc 8, cr15, [r8], {70} @ 0x46 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldrls r8, [r9, #-482] @ 0xfffffe1e │ │ │ │ svclt 0x00daf7fe │ │ │ │ - bcs ff33d3bc <__read_chk@plt+0xff2d7fe8> │ │ │ │ + bcs ff33d34c <__read_chk@plt+0xff2d7f78> │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ @ instruction: 0xf856b931 │ │ │ │ @ instruction: 0xf0cb0c0c │ │ │ │ @ instruction: 0xf856fd4f │ │ │ │ @ instruction: 0xf0cb0c0c │ │ │ │ - bls 4fe624 <__read_chk@plt+0x499250> │ │ │ │ + bls 4fe5b4 <__read_chk@plt+0x4991e0> │ │ │ │ @ instruction: 0xf8562300 │ │ │ │ svcne 0x00110c0c │ │ │ │ ldrmi r9, [sl], -r0, lsl #6 │ │ │ │ @ instruction: 0xf7f7460f │ │ │ │ @ instruction: 0xf8d9f8ef │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vsubl.s32 q1, d27, d20 │ │ │ │ ldmdavs r9, {r2, r8, r9, ip, lr} │ │ │ │ - blcc 325ca0 <__read_chk@plt+0x2c08cc> │ │ │ │ + blcc 325c30 <__read_chk@plt+0x2c085c> │ │ │ │ @ instruction: 0x46189311 │ │ │ │ - ldc2l 1, cr15, [r8, #48]! @ 0x30 │ │ │ │ + stc2 1, cr15, [r0, #48]! @ 0x30 │ │ │ │ @ instruction: 0xf0ea4638 │ │ │ │ - @ instruction: 0xf894fdd5 │ │ │ │ + @ instruction: 0xf894fd7d │ │ │ │ @ instruction: 0xf0433034 │ │ │ │ @ instruction: 0xf8840340 │ │ │ │ - blls 48b16c <__read_chk@plt+0x425d98> │ │ │ │ + blls 48b0fc <__read_chk@plt+0x425d28> │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ ldmibge sl, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ svcls 0x0009b148 │ │ │ │ ldrmi r4, [sl], -r3, lsl #12 │ │ │ │ - blcs 119824 <__read_chk@plt+0xb4450> │ │ │ │ + blcs 1197b4 <__read_chk@plt+0xb43e0> │ │ │ │ @ instruction: 0xf102d1fb │ │ │ │ smladls r9, ip, r3, r0 │ │ │ │ tstls r2, pc, lsl r6 │ │ │ │ andls r2, r0, r0, lsl #6 │ │ │ │ andcs r4, r4, #26214400 @ 0x1900000 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ andls r9, r3, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf0af461a │ │ │ │ @ instruction: 0xf8dffd93 │ │ │ │ andcs r3, r3, #48, 20 @ 0x30000 │ │ │ │ ldrbtmi r6, [fp], #-56 @ 0xffffffc8 │ │ │ │ ldrmi r2, [r1], -r4 │ │ │ │ - blx ff33b0fe <__read_chk@plt+0xff2d5d2a> │ │ │ │ + blx ff33b08e <__read_chk@plt+0xff2d5cba> │ │ │ │ @ instruction: 0xf0fb9811 │ │ │ │ - @ instruction: 0xf7fffa65 │ │ │ │ + @ instruction: 0xf7fffa0d │ │ │ │ @ instruction: 0xf8dab971 │ │ │ │ - bcs 1071cc <__read_chk@plt+0xa1df8> │ │ │ │ + bcs 10715c <__read_chk@plt+0xa1d88> │ │ │ │ mvnshi pc, r0 │ │ │ │ @ instruction: 0xf7fe9420 │ │ │ │ @ instruction: 0xf8dabf75 │ │ │ │ - bcs 1071dc <__read_chk@plt+0xa1e08> │ │ │ │ + bcs 10716c <__read_chk@plt+0xa1d98> │ │ │ │ svcge 0x0070f47e │ │ │ │ @ instruction: 0x3018f8da │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ str sl, [r3, #-3961] @ 0xfffff087 │ │ │ │ ldmdavc fp, {r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf10006dd │ │ │ │ @ instruction: 0xf8df8091 │ │ │ │ ldrbtmi r0, [r8], #-2536 @ 0xfffff618 │ │ │ │ stmibcs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4613447a │ │ │ │ @ instruction: 0xf8dae56c │ │ │ │ - bcs 10720c <__read_chk@plt+0xa1e38> │ │ │ │ + bcs 10719c <__read_chk@plt+0xa1dc8> │ │ │ │ addhi pc, fp, r0 │ │ │ │ strtls r9, [r2], #-2830 @ 0xfffff4f2 │ │ │ │ svclt 0x0054f7fe │ │ │ │ stmibcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ strls r2, [r1, -r1, lsl #4] │ │ │ │ ldrbtmi r9, [fp], #-3862 @ 0xfffff0ea │ │ │ │ @ instruction: 0x232f9300 │ │ │ │ svcne 0x00784619 │ │ │ │ - cdp 7, 11, cr15, cr10, cr5, {3} │ │ │ │ + cdp 7, 15, cr15, cr2, cr5, {3} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ eormi pc, r9, r7, lsl #17 │ │ │ │ stmdapl r0, {r0, r1, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavs pc, {r0, r1, r2, r3, r8, r9, fp, ip, pc} @ │ │ │ │ - blt fedfd16c <__read_chk@plt+0xfed97d98> │ │ │ │ + blt fedfd0fc <__read_chk@plt+0xfed97d28> │ │ │ │ ldc2 0, cr15, [sl], #812 @ 0x32c │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ ldc2l 0, cr15, [lr], {203} @ 0xcb │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ svcne 0x00199b0f │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ @@ -157550,346 +157522,346 @@ │ │ │ │ @ instruction: 0xf8d9f859 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ vsubl.s32 q1, d27, d20 │ │ │ │ ldmdavs r9, {r2, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ cps #8 │ │ │ │ - ldrtmi pc, [r8], -r3, ror #26 @ │ │ │ │ - stc2l 0, cr15, [r0, #-936] @ 0xfffffc58 │ │ │ │ + ldrtmi pc, [r8], -fp, lsl #26 @ │ │ │ │ + stc2l 0, cr15, [r8], #936 @ 0x3a8 │ │ │ │ svclt 0x0037f7fe │ │ │ │ - bcs 119728 <__read_chk@plt+0xb4354> │ │ │ │ + bcs 1196b8 <__read_chk@plt+0xb42e4> │ │ │ │ mcrge 4, 0, pc, cr15, cr13, {3} @ │ │ │ │ @ instruction: 0xf5a39b09 │ │ │ │ ldmdavs r9, {r0, r1, r2, r3, r4, r7, r8, r9, sp, lr} │ │ │ │ @ instruction: 0xf8dfe5ec │ │ │ │ andcs r1, r1, ip, asr #18 │ │ │ │ @ instruction: 0xf0e34479 │ │ │ │ - @ instruction: 0xf7fefedb │ │ │ │ + @ instruction: 0xf7fefe83 │ │ │ │ @ instruction: 0xf8ddbab5 │ │ │ │ strtmi fp, [ip], -r4, lsr #32 │ │ │ │ - blcs 138b84 <__read_chk@plt+0xd37b0> │ │ │ │ + blcs 138b14 <__read_chk@plt+0xd3740> │ │ │ │ stclge 4, cr15, [ip], #-508 @ 0xfffffe04 │ │ │ │ svclt 0x0085f7fd │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ - bcs 119260 <__read_chk@plt+0xb3e8c> │ │ │ │ + bcs 1191f0 <__read_chk@plt+0xb3e1c> │ │ │ │ ldmdbls r6, {r3, r5, r6, ip, lr, pc} │ │ │ │ ldmdbls r7, {r1, r2, r3, r8, ip, pc} │ │ │ │ @ instruction: 0xf7fe9111 │ │ │ │ @ instruction: 0xf8dbbf3f │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ - @ instruction: 0xf10400ec │ │ │ │ - svcls 0x000ff855 │ │ │ │ + @ instruction: 0xf10300ec │ │ │ │ + svcls 0x000ffffd │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ - stc2 0, cr15, [sl, #-936] @ 0xfffffc58 │ │ │ │ + ldc2 0, cr15, [r2], #936 @ 0x3a8 │ │ │ │ @ instruction: 0xf7fe603c │ │ │ │ @ instruction: 0xf055b9db │ │ │ │ @ instruction: 0xf894fb59 │ │ │ │ @ instruction: 0xf8ca3034 │ │ │ │ @ instruction: 0xf0230010 │ │ │ │ strtls r0, [r0], #-777 @ 0xfffffcf7 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ mrclt 7, 4, APSR_nzcv, cr11, cr14, {7} │ │ │ │ ldmeq r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe76d4478 │ │ │ │ @ instruction: 0xf7fe2506 │ │ │ │ vmlsl.s32 , d11, d19 │ │ │ │ strtls r4, [r2], #-996 @ 0xfffffc1c │ │ │ │ - blcs 1192cc <__read_chk@plt+0xb3ef8> │ │ │ │ + blcs 11925c <__read_chk@plt+0xb3e88> │ │ │ │ stclge 4, cr15, [r0], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xf7ff2308 │ │ │ │ stmdbvs r3!, {r1, r2, r4, r5, r6, fp, ip, sp, pc}^ │ │ │ │ tstlt sl, sl, lsl r8 │ │ │ │ @ instruction: 0xf0ea4618 │ │ │ │ - stmdbvs r3!, {r0, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r3!, {r0, r3, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stccs 8, cr15, [ip], {86} @ 0x56 │ │ │ │ andcs r6, r0, #26 │ │ │ │ stccs 8, cr15, [ip], {70} @ 0x46 │ │ │ │ mlascs r4, r4, r8, pc @ │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ eorscs pc, r4, r4, lsl #17 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf7ffa9b6 │ │ │ │ - blls 36d9ac <__read_chk@plt+0x3085d8> │ │ │ │ + blls 36d93c <__read_chk@plt+0x308568> │ │ │ │ mvnmi pc, #805306378 @ 0x3000000a │ │ │ │ - blcs 119314 <__read_chk@plt+0xb3f40> │ │ │ │ - bge fe87c4a4 <__read_chk@plt+0xfe8170d0> │ │ │ │ + blcs 1192a4 <__read_chk@plt+0xb3ed0> │ │ │ │ + bge fe87c434 <__read_chk@plt+0xfe817060> │ │ │ │ stclt 7, cr15, [sp, #1012]! @ 0x3f4 │ │ │ │ ldccc 8, cr15, [r8], {86} @ 0x56 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf1a6ac4f │ │ │ │ cmnvs r3, r4, lsl r3 │ │ │ │ movwls r9, #60182 @ 0xeb16 │ │ │ │ tstls r1, #23552 @ 0x5c00 │ │ │ │ svclt 0x00b6f7fc │ │ │ │ @ instruction: 0xf0bb930e │ │ │ │ - blls 4be730 <__read_chk@plt+0x45935c> │ │ │ │ + blls 4be6c0 <__read_chk@plt+0x4592ec> │ │ │ │ @ instruction: 0xe6636018 │ │ │ │ @ instruction: 0xf8dd46d9 │ │ │ │ @ instruction: 0xf8d9b024 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ cmplt r1, r0, lsr #4 │ │ │ │ teqlt r3, fp, lsl #16 │ │ │ │ @ instruction: 0xf7659812 │ │ │ │ - strmi lr, [r4], -lr, lsl #29 │ │ │ │ + strmi lr, [r4], -r6, asr #29 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df84d5 │ │ │ │ andcs r1, r5, #32, 16 @ 0x200000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl ff4bd0a4 <__read_chk@plt+0xff457cd0> │ │ │ │ + stc 7, cr15, [r6], {101} @ 0x65 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx fed3b32c <__read_chk@plt+0xfecd5f58> │ │ │ │ - bllt 37d318 <__read_chk@plt+0x317f44> │ │ │ │ + blx fed3b2bc <__read_chk@plt+0xfecd5ee8> │ │ │ │ + bllt 37d2a8 <__read_chk@plt+0x317ed4> │ │ │ │ @ instruction: 0x3014f8da │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 55fc28 <__read_chk@plt+0x4fa854> │ │ │ │ - blls 4a3f8c <__read_chk@plt+0x43ebb8> │ │ │ │ + blls 55fbb8 <__read_chk@plt+0x4fa7e4> │ │ │ │ + blls 4a3f1c <__read_chk@plt+0x43eb48> │ │ │ │ tstcs sl, #1476395008 @ 0x58000000 │ │ │ │ @ instruction: 0x96134698 │ │ │ │ stmdalt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs r8, {r4, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0x4618e493 │ │ │ │ - ldc2l 0, cr15, [r8], #-936 @ 0xfffffc58 │ │ │ │ + stc2 0, cr15, [r0], #-936 @ 0xfffffc58 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ mcrlt 7, 4, pc, cr2, cr14, {7} @ │ │ │ │ @ instruction: 0x37ccf8df │ │ │ │ tstcs r0, r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ ldrdlt pc, [r4], -sp @ │ │ │ │ - blx fe33b37c <__read_chk@plt+0xfe2d5fa8> │ │ │ │ - blt ff97d368 <__read_chk@plt+0xff917f94> │ │ │ │ + blx fe33b30c <__read_chk@plt+0xfe2d5f38> │ │ │ │ + blt ff97d2f8 <__read_chk@plt+0xff917f24> │ │ │ │ ldrdcc pc, [r0], -sl @ │ │ │ │ strls r9, [r9, #-1055]! @ 0xfffffbe1 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ movwcs sl, #15315 @ 0x3bd3 │ │ │ │ svclt 0x00e9f7fe │ │ │ │ sbfxne pc, pc, #17, #5 │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - cdp2 0, 0, cr15, cr0, cr3, {7} │ │ │ │ - bls 7a5fb8 <__read_chk@plt+0x740be4> │ │ │ │ + stc2 0, cr15, [r8, #908]! @ 0x38c │ │ │ │ + bls 7a5f48 <__read_chk@plt+0x740b74> │ │ │ │ orrsvs pc, fp, #683671552 @ 0x28c00000 │ │ │ │ - blcs 119408 <__read_chk@plt+0xb4034> │ │ │ │ + blcs 119398 <__read_chk@plt+0xb3fc4> │ │ │ │ addsmi fp, r3, #24, 30 @ 0x60 │ │ │ │ - blls 3333b4 <__read_chk@plt+0x2cdfe0> │ │ │ │ + blls 333344 <__read_chk@plt+0x2cdf70> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ @ instruction: 0xffa0f0b1 │ │ │ │ @ instruction: 0xf0ea2008 │ │ │ │ - blls 37eaa0 <__read_chk@plt+0x3196cc> │ │ │ │ + blls 37e8d0 <__read_chk@plt+0x3194fc> │ │ │ │ subvs r2, r1, r0, lsl #2 │ │ │ │ addsvs pc, fp, #683671552 @ 0x28c00000 │ │ │ │ andvs r6, r1, r0, lsl r0 │ │ │ │ @ instruction: 0x076cf8df │ │ │ │ ldrbtmi r6, [r8], #-2068 @ 0xfffff7ec │ │ │ │ - @ instruction: 0xff7cf103 │ │ │ │ + @ instruction: 0xff24f103 │ │ │ │ @ instruction: 0xf7fd6020 │ │ │ │ @ instruction: 0x9c09b9a3 │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ eorne pc, r0, #13828096 @ 0xd30000 │ │ │ │ tstpeq r0, #164, 2 @ p-variant is OBSOLETE @ 0x29 │ │ │ │ @ instruction: 0x46189312 │ │ │ │ - cdp 7, 6, cr15, cr2, cr5, {3} │ │ │ │ + cdp 7, 9, cr15, cr10, cr5, {3} │ │ │ │ @ instruction: 0x1748f8df │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ @ instruction: 0xf8dfbe17 │ │ │ │ ldrbtmi r2, [sl], #-1860 @ 0xfffff8bc │ │ │ │ stmdavs fp, {r0, r1, r9, sl, sp, lr, pc} │ │ │ │ - blcs 124864 <__read_chk@plt+0xbf490> │ │ │ │ - blge fe53c500 <__read_chk@plt+0xfe4d712c> │ │ │ │ + blcs 1247f4 <__read_chk@plt+0xbf420> │ │ │ │ + blge fe53c490 <__read_chk@plt+0xfe4d70bc> │ │ │ │ @ instruction: 0xf7fe2311 │ │ │ │ @ instruction: 0xf8dfbfa6 │ │ │ │ ldrbtmi r2, [sl], #-1840 @ 0xfffff8d0 │ │ │ │ svclt 0x0066f7fe │ │ │ │ @ instruction: 0xf0ea4628 │ │ │ │ - blls 37ea38 <__read_chk@plt+0x319664> │ │ │ │ + blls 37e868 <__read_chk@plt+0x319494> │ │ │ │ strmi r7, [r0], r7 │ │ │ │ andpl pc, ip, #805306378 @ 0x3000000a │ │ │ │ stmdbeq r6, {r8, r9, fp, sp, lr, pc} │ │ │ │ ldmdbvs sp, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ stccs 8, cr6, [r0], {44} @ 0x2c │ │ │ │ adchi pc, ip, #0 │ │ │ │ @ instruction: 0x7708f8df │ │ │ │ @ instruction: 0xf8cd462b │ │ │ │ ssatmi r9, #10, r8, asr #0 │ │ │ │ @ instruction: 0x4615447f │ │ │ │ and r4, r1, sl, lsl r6 │ │ │ │ ldmdbvs r2, {r1, r3, r5, fp, sp, lr}^ │ │ │ │ mulle r7, r1, r5 │ │ │ │ @ instruction: 0xf7654640 │ │ │ │ - @ instruction: 0x4639ed34 │ │ │ │ + ldrtmi lr, [r9], -ip, ror #26 │ │ │ │ @ instruction: 0x46401a32 │ │ │ │ - ldcl 7, cr15, [lr], #-404 @ 0xfffffe6c │ │ │ │ + ldc 7, cr15, [r6], #404 @ 0x194 │ │ │ │ @ instruction: 0xf7654640 │ │ │ │ - strtmi lr, [r1], -ip, lsr #26 │ │ │ │ + strtmi lr, [r1], -r4, ror #26 │ │ │ │ @ instruction: 0x46401a32 │ │ │ │ - ldcl 7, cr15, [r6], #-404 @ 0xfffffe6c │ │ │ │ + stc 7, cr15, [lr], #404 @ 0x194 │ │ │ │ svcmi 0x0004f859 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ ldrsbls pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ andmi pc, r0, r9, lsl #17 │ │ │ │ - bvc 5e5cfc <__read_chk@plt+0x580928> │ │ │ │ + bvc 5e5c8c <__read_chk@plt+0x5808b8> │ │ │ │ movweq pc, #24611 @ 0x6023 @ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ @ instruction: 0xf7fd7213 │ │ │ │ @ instruction: 0x4630be31 │ │ │ │ - stc2l 0, cr15, [r8, #-936] @ 0xfffffc58 │ │ │ │ + ldc2l 0, cr15, [r0], #936 @ 0x3a8 │ │ │ │ andvc r9, r4, r9, lsl #22 │ │ │ │ vsubhn.i64 d4, , q0 │ │ │ │ stmdavs fp!, {r2, r3, r8, sl, ip, lr} │ │ │ │ ldmdavs r4!, {r1, r2, r3, r4, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dfb1e4 │ │ │ │ @ instruction: 0x46339698 │ │ │ │ strd r4, [r1], -r9 │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ mulle r7, lr, r2 │ │ │ │ @ instruction: 0xf7654640 │ │ │ │ - @ instruction: 0x4649ecfe │ │ │ │ + @ instruction: 0x4649ed36 │ │ │ │ @ instruction: 0x46401a3a │ │ │ │ - mcrr 7, 6, pc, r8, cr5 @ │ │ │ │ + stc 7, cr15, [r0], {101} @ 0x65 │ │ │ │ @ instruction: 0xf7654640 │ │ │ │ - @ instruction: 0x4621ecf6 │ │ │ │ + strtmi lr, [r1], -lr, lsr #26 │ │ │ │ @ instruction: 0x46401a3a │ │ │ │ - mcrr 7, 6, pc, r0, cr5 @ │ │ │ │ + ldcl 7, cr15, [r8], #-404 @ 0xfffffe6c │ │ │ │ svcmi 0x0004f856 │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ movwcs r9, #2597 @ 0xa25 │ │ │ │ andcc pc, r7, r8, lsl #16 │ │ │ │ @ instruction: 0xf0237a13 │ │ │ │ @ instruction: 0xf0430306 │ │ │ │ andsvc r0, r3, #402653184 @ 0x18000000 │ │ │ │ - blt 14bd4f8 <__read_chk@plt+0x1458124> │ │ │ │ + blt 14bd488 <__read_chk@plt+0x14580b4> │ │ │ │ @ instruction: 0x3010f8da │ │ │ │ - blcs 124584 <__read_chk@plt+0xbf1b0> │ │ │ │ + blcs 124514 <__read_chk@plt+0xbf140> │ │ │ │ stcge 4, cr15, [r2, #504] @ 0x1f8 │ │ │ │ - bllt 43d508 <__read_chk@plt+0x3d8134> │ │ │ │ + bllt 43d498 <__read_chk@plt+0x3d80c4> │ │ │ │ @ instruction: 0x1638f8df │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - ldc2 0, cr15, [ip, #-908]! @ 0xfffffc74 │ │ │ │ + stc2l 0, cr15, [r4], #908 @ 0x38c │ │ │ │ ldmdavs fp, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7fdb92b │ │ │ │ - bvs fe7ed910 <__read_chk@plt+0xfe78853c> │ │ │ │ + bvs fe7ed8a0 <__read_chk@plt+0xfe7884cc> │ │ │ │ @ instruction: 0xf43d2b00 │ │ │ │ ldmdavs sl, {r0, r1, r2, r4, r5, r6, r7, fp, sp, pc} │ │ │ │ @ instruction: 0xf43d2a00 │ │ │ │ ldmdavs sl, {r0, r1, r4, r5, r6, r7, fp, sp, pc}^ │ │ │ │ mvnsle r2, r2, lsl #20 │ │ │ │ - bcs 119ea4 <__read_chk@plt+0xb4ad0> │ │ │ │ + bcs 119e34 <__read_chk@plt+0xb4a60> │ │ │ │ @ instruction: 0xf892d0f1 │ │ │ │ @ instruction: 0xf0411035 │ │ │ │ @ instruction: 0xf8820101 │ │ │ │ @ instruction: 0xe7ea1035 │ │ │ │ ldrbcc pc, [ip, #2271]! @ 0x8df @ │ │ │ │ tstls fp, #2063597568 @ 0x7b000000 │ │ │ │ ldcllt 7, cr15, [r1, #-1012] @ 0xfffffc0c │ │ │ │ - ldc 7, cr15, [sl, #404] @ 0x194 │ │ │ │ + ldcl 7, cr15, [r2, #404] @ 0x194 │ │ │ │ @ instruction: 0xf0df6800 │ │ │ │ @ instruction: 0xf8dff941 │ │ │ │ andcs r3, r3, #236, 10 @ 0x3b000000 │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ cdp2 0, 9, cr15, cr2, cr2, {6} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ subpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ addseq pc, r0, #13762560 @ 0xd20000 │ │ │ │ smlawblt r2, r2, r8, r6 │ │ │ │ @ instruction: 0xf0ea3008 │ │ │ │ - @ instruction: 0xf8dbfb57 │ │ │ │ + @ instruction: 0xf8dbfaff │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ andscc r5, r0, sl, asr #32 │ │ │ │ - blx 153b942 <__read_chk@plt+0x14d656e> │ │ │ │ + blx fff3b8d0 <__read_chk@plt+0xffed64fc> │ │ │ │ stmdavs r3, {r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ @ instruction: 0xf0c3a8d3 │ │ │ │ @ instruction: 0xf7fefa11 │ │ │ │ - blls 32d8e8 <__read_chk@plt+0x2c8514> │ │ │ │ + blls 32d878 <__read_chk@plt+0x2c84a4> │ │ │ │ andseq pc, r8, r3, lsr #3 │ │ │ │ mrc2 0, 4, pc, cr12, cr1, {5} │ │ │ │ stmdblt r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdcc pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ @ instruction: 0xf8daabbd │ │ │ │ - blcs 10b668 <__read_chk@plt+0xa6294> │ │ │ │ - blge fef3c7c4 <__read_chk@plt+0xfeed73f0> │ │ │ │ + blcs 10b5f8 <__read_chk@plt+0xa6224> │ │ │ │ + blge fef3c754 <__read_chk@plt+0xfeed7380> │ │ │ │ vqdmlsl.s32 , d3, d9 │ │ │ │ ldmdavs fp, {r2, r5, r6, r7, r8, r9, lr} │ │ │ │ @ instruction: 0xf47e2b00 │ │ │ │ - blls 42a4a0 <__read_chk@plt+0x3c50cc> │ │ │ │ - blcs 11964c <__read_chk@plt+0xb4278> │ │ │ │ + blls 42a430 <__read_chk@plt+0x3c505c> │ │ │ │ + blcs 1195dc <__read_chk@plt+0xb4208> │ │ │ │ addhi pc, r1, #0 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ - bls 39fd0c <__read_chk@plt+0x33a938> │ │ │ │ + bls 39fc9c <__read_chk@plt+0x33a8c8> │ │ │ │ stmdals r8, {r8, r9, sp} │ │ │ │ @ instruction: 0x461a6811 │ │ │ │ @ instruction: 0xf920f0c0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8db81a6 │ │ │ │ strcs r7, [r0], #-0 │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ - bllt ff4bd604 <__read_chk@plt+0xff458230> │ │ │ │ + bllt ff4bd594 <__read_chk@plt+0xff4581c0> │ │ │ │ @ instruction: 0xf8566963 │ │ │ │ ldmdavs r8, {r2, r3, sl, fp, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1b8812e │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf898ae37 │ │ │ │ - blcs 10b628 <__read_chk@plt+0xa6254> │ │ │ │ + blcs 10b5b8 <__read_chk@plt+0xa61e4> │ │ │ │ andshi pc, r8, #64 @ 0x40 │ │ │ │ ldrsbtcs pc, [r4], -sl @ │ │ │ │ @ instruction: 0xf47e2a00 │ │ │ │ @ instruction: 0xf7feafe8 │ │ │ │ @ instruction: 0xf8dfbff1 │ │ │ │ ldrbtmi r4, [ip], #-1304 @ 0xfffffae8 │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ stmdblt sp!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blx 153b978 <__read_chk@plt+0x14d65a4> │ │ │ │ + blx 153b908 <__read_chk@plt+0x14d6534> │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ - blx 1e3b980 <__read_chk@plt+0x1dd65ac> │ │ │ │ + blx 1e3b910 <__read_chk@plt+0x1dd653c> │ │ │ │ svceq 0x0008f1b8 │ │ │ │ ldclge 4, cr15, [r6], #-508 @ 0xfffffe04 │ │ │ │ - bls b662dc <__read_chk@plt+0xb00f08> │ │ │ │ + bls b6626c <__read_chk@plt+0xb00e98> │ │ │ │ mlascc r4, r3, r8, pc @ │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ svclt 0x000c2a00 │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ - blcs 10027c <__read_chk@plt+0x9aea8> │ │ │ │ + blcs 10020c <__read_chk@plt+0x9ae38> │ │ │ │ stclge 4, cr15, [r6], #-252 @ 0xffffff04 │ │ │ │ - blcs 119bcc <__read_chk@plt+0xb47f8> │ │ │ │ + blcs 119b5c <__read_chk@plt+0xb4788> │ │ │ │ stclge 4, cr15, [r2], #-252 @ 0xffffff04 │ │ │ │ vshrn.i64 d6, q4, #21 │ │ │ │ @ instruction: 0xf5ab42cc │ │ │ │ @ instruction: 0x2100639a │ │ │ │ andsvs r4, r1, r7, lsl r6 │ │ │ │ stmdacs r0, {r0, r3, r4, sp, lr} │ │ │ │ movwhi pc, #0 @ │ │ │ │ @ instruction: 0xf03e2201 │ │ │ │ eorsvs pc, r8, r3, lsr sp @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x201082f9 │ │ │ │ - ldc2 0, cr15, [ip], #-936 @ 0xfffffc58 │ │ │ │ + blx ffa3b9ea <__read_chk@plt+0xff9d6616> │ │ │ │ orrsvs pc, sl, #717225984 @ 0x2ac00000 │ │ │ │ ldrmi r2, [pc], -r0, lsl #4 │ │ │ │ bicmi pc, ip, fp, lsr #5 │ │ │ │ andvs r6, r2, r8, lsl r0 │ │ │ │ addvs r6, r2, r2, asr #32 │ │ │ │ @ instruction: 0xf10460c2 │ │ │ │ - bls 8bf7ac <__read_chk@plt+0x85a3d8> │ │ │ │ + bls 8bf73c <__read_chk@plt+0x85a368> │ │ │ │ tstls r1, #1769472 @ 0x1b0000 │ │ │ │ @ instruction: 0xf1026018 │ │ │ │ addsvs r0, r8, r8, lsr r0 │ │ │ │ @ instruction: 0xf1036808 │ │ │ │ - blls 57eeac <__read_chk@plt+0x519ad8> │ │ │ │ + blls 57ecdc <__read_chk@plt+0x519908> │ │ │ │ subsvs r9, r8, pc, lsl #20 │ │ │ │ ldmdavs fp!, {r0, r4, r8, r9, sl, fp, ip} │ │ │ │ @ instruction: 0xf8562200 │ │ │ │ strmi r0, [pc], -ip, lsl #24 │ │ │ │ @ instruction: 0xf7f69200 │ │ │ │ @ instruction: 0xf8d9ff71 │ │ │ │ @ instruction: 0xf8943000 │ │ │ │ @@ -157897,89 +157869,89 @@ │ │ │ │ @ instruction: 0xf0425340 │ │ │ │ @ instruction: 0xf8840201 │ │ │ │ @ instruction: 0xf8d32034 │ │ │ │ vsubl.s32 q1, d27, d20 │ │ │ │ @ instruction: 0xf8565304 │ │ │ │ tstls r1, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xf10c6819 │ │ │ │ - blls 57e1d4 <__read_chk@plt+0x518e00> │ │ │ │ + blls 57e004 <__read_chk@plt+0x518c30> │ │ │ │ tstlt r3, fp, lsl r8 │ │ │ │ @ instruction: 0xf0ea4638 │ │ │ │ - blls 4be148 <__read_chk@plt+0x458d74> │ │ │ │ + blls 4bdf78 <__read_chk@plt+0x458ba4> │ │ │ │ svclt 0x001e2b01 │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ orrsvs pc, sl, #717225984 @ 0x2ac00000 │ │ │ │ @ instruction: 0xb1ba681a │ │ │ │ stmdbcs r0, {r0, r4, r6, fp, sp, lr} │ │ │ │ sbcshi pc, sl, #0 │ │ │ │ bicmi pc, ip, #-1342177270 @ 0xb000000a │ │ │ │ tstls lr, r1, lsl r2 │ │ │ │ @ instruction: 0xf7656818 │ │ │ │ - stmdbls lr, {r1, r2, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls lr, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r4, r9, fp, ip, pc} │ │ │ │ adchi pc, fp, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0ea1d10 │ │ │ │ - blls 33e108 <__read_chk@plt+0x2d8d34> │ │ │ │ + blls 33df38 <__read_chk@plt+0x2d8b64> │ │ │ │ andseq pc, r0, r3, lsr #3 │ │ │ │ - blx 19bbb1c <__read_chk@plt+0x1956748> │ │ │ │ + blx 3bbaac <__read_chk@plt+0x3566d8> │ │ │ │ bicmi pc, ip, #-1342177270 @ 0xb000000a │ │ │ │ - blcs 1197e8 <__read_chk@plt+0xb4414> │ │ │ │ + blcs 119778 <__read_chk@plt+0xb43a4> │ │ │ │ ldcge 4, cr15, [r0], {63} @ 0x3f │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ @ instruction: 0xf0ea000c │ │ │ │ - str pc, [r9], #-2647 @ 0xfffff5a9 │ │ │ │ + str pc, [r9], #-2559 @ 0xfffff601 │ │ │ │ addsne pc, r4, #13828096 @ 0xd30000 │ │ │ │ - bmi ffd663b8 <__read_chk@plt+0xffd00fe4> │ │ │ │ + bmi ffd66348 <__read_chk@plt+0xffd00f74> │ │ │ │ tstls r2, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [sl], #-1560 @ 0xfffff9e8 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ - blx ff83bb1c <__read_chk@plt+0xff7d6748> │ │ │ │ - bllt 17fd7a0 <__read_chk@plt+0x17983cc> │ │ │ │ + blx ff83baac <__read_chk@plt+0xff7d66d8> │ │ │ │ + bllt 17fd730 <__read_chk@plt+0x179835c> │ │ │ │ @ instruction: 0xf04f9b11 │ │ │ │ tstls r7, #1703936 @ 0x1a0000 │ │ │ │ tstls r6, #14336 @ 0x3800 │ │ │ │ @ instruction: 0xf7ff9613 │ │ │ │ @ instruction: 0x4630b9b5 │ │ │ │ mcr2 7, 1, pc, cr6, cr7, {7} @ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stccs 0, cr8, [r0], {221} @ 0xdd │ │ │ │ addshi pc, pc, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0c3980c │ │ │ │ vst2. {d31-d32}, [pc :256], fp │ │ │ │ movwls r7, #45832 @ 0xb308 │ │ │ │ - bllt 8fd7d4 <__read_chk@plt+0x898400> │ │ │ │ + bllt 8fd764 <__read_chk@plt+0x898390> │ │ │ │ addsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf5039640 │ │ │ │ andsvs r5, r6, r0, asr #6 │ │ │ │ andls sl, r8, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0x311cf893 │ │ │ │ stmdaeq r0!, {r0, r1, r4, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dad042 │ │ │ │ @ instruction: 0xf10a3034 │ │ │ │ tstlt r3, r4, lsr r4 │ │ │ │ @ instruction: 0xf0ea4620 │ │ │ │ - blls 87e068 <__read_chk@plt+0x818c94> │ │ │ │ + blls 87de98 <__read_chk@plt+0x818ac4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 31ffb4 <__read_chk@plt+0x2babe0> │ │ │ │ + blls 31ff44 <__read_chk@plt+0x2bab70> │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ movwcs r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0xf8529300 │ │ │ │ andsls r3, r1, #8, 18 @ 0x20000 │ │ │ │ - blx 9bd804 <__read_chk@plt+0x958430> │ │ │ │ + blx 9bd794 <__read_chk@plt+0x9583c0> │ │ │ │ @ instruction: 0xf0003001 │ │ │ │ cdpls 2, 1, cr8, cr13, cr13, {1} │ │ │ │ orrsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ teqlt r3, fp, lsl r8 │ │ │ │ - bcs 11d8a4 <__read_chk@plt+0xb84d0> │ │ │ │ + bcs 11d834 <__read_chk@plt+0xb8460> │ │ │ │ andshi pc, r5, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0ea9811 │ │ │ │ - @ instruction: 0x961df9f9 │ │ │ │ + ldrls pc, [sp], -r1, lsr #19 │ │ │ │ stmiblt r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stcne 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0xf8466019 │ │ │ │ ldr r2, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ @ instruction: 0xf044980c │ │ │ │ @ instruction: 0xf0c30510 │ │ │ │ @ instruction: 0xf014f8b3 │ │ │ │ @@ -157990,80 +157962,80 @@ │ │ │ │ @ instruction: 0xf8c3bad2 │ │ │ │ @ instruction: 0xf8468000 │ │ │ │ str r0, [r7, #-3084] @ 0xfffff3f4 │ │ │ │ andcs r4, r5, #2981888 @ 0x2d8000 │ │ │ │ strpl pc, [lr, #1293]! @ 0x50d │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ streq pc, [ip], #-421 @ 0xfffffe5b │ │ │ │ - stmdb ip, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ strtmi r0, [r0], -r0, lsl #14 │ │ │ │ - bl 73d638 <__read_chk@plt+0x6d8264> │ │ │ │ + bl 153d5c8 <__read_chk@plt+0x14d81f4> │ │ │ │ adcsvs pc, fp, r5, lsl #17 │ │ │ │ ldrtmi r4, [r3], -r0, lsr #12 │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf7e09600 │ │ │ │ ldmdacs r8!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ cmnphi ip, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf47e2879 │ │ │ │ ldr sl, [sl, sp, lsl #19] │ │ │ │ @ instruction: 0xf912f0cb │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0xf936f0cb │ │ │ │ - blls 4e6118 <__read_chk@plt+0x480d44> │ │ │ │ + blls 4e60a8 <__read_chk@plt+0x480cd4> │ │ │ │ stceq 8, cr15, [ip], {86} @ 0x56 │ │ │ │ andls r1, r0, #25, 30 @ 0x64 │ │ │ │ @ instruction: 0x460f4613 │ │ │ │ ldc2 7, cr15, [r2], #984 @ 0x3d8 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldceq 8, cr15, [r8], {86} @ 0x56 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ movwpl pc, #17067 @ 0x42ab @ │ │ │ │ @ instruction: 0xf10c6819 │ │ │ │ - @ instruction: 0x4638f9bd │ │ │ │ - @ instruction: 0xf99af0ea │ │ │ │ + ldrtmi pc, [r8], -r5, ror #18 @ │ │ │ │ + @ instruction: 0xf942f0ea │ │ │ │ @ instruction: 0xf8569a0e │ │ │ │ - bcs 14e96c <__read_chk@plt+0xe9598> │ │ │ │ - blge fed7ca08 <__read_chk@plt+0xfed17634> │ │ │ │ + bcs 14e8fc <__read_chk@plt+0xe9528> │ │ │ │ + blge fed7c998 <__read_chk@plt+0xfed175c4> │ │ │ │ mlascs r4, r4, r8, pc @ │ │ │ │ subeq pc, r0, #66 @ 0x42 │ │ │ │ eorscs pc, r4, r4, lsl #17 │ │ │ │ - bllt feb7d918 <__read_chk@plt+0xfeb18544> │ │ │ │ + bllt feb7d8a8 <__read_chk@plt+0xfeb184d4> │ │ │ │ andcs r4, r1, #146432 @ 0x23c00 │ │ │ │ ldcls 5, cr9, [r6, #-4] │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -pc, lsr #6 │ │ │ │ @ instruction: 0xf7651f68 │ │ │ │ - blls 4fa478 <__read_chk@plt+0x4950a4> │ │ │ │ + blls 4fa4e8 <__read_chk@plt+0x495114> │ │ │ │ ldrdvc pc, [r0], -fp │ │ │ │ eorhi pc, r9, r5, lsl #17 │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ @ instruction: 0xf7fe681d │ │ │ │ stmibmi r6, {r1, r3, r6, r9, fp, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmia ip!, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r4!, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r5, lsl #4 │ │ │ │ andcs r2, r4, r3, lsl #2 │ │ │ │ @ instruction: 0xff8ef003 │ │ │ │ andcs r4, r1, r1, lsl #19 │ │ │ │ @ instruction: 0xf0e34479 │ │ │ │ - stmdals ip, {r0, r1, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals ip, {r0, r1, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf82cf0c3 │ │ │ │ msreq CPSR_, #536870916 @ 0x20000004 │ │ │ │ @ instruction: 0xf7fe930b │ │ │ │ strcs fp, [r4], #-2640 @ 0xfffff5b0 │ │ │ │ - blt 63d978 <__read_chk@plt+0x5d85a4> │ │ │ │ + blt 63d908 <__read_chk@plt+0x5d8534> │ │ │ │ vst1.8 {d16-d19}, [r4 :128], r4 │ │ │ │ movwls r7, #45832 @ 0xb308 │ │ │ │ - blt 12fd984 <__read_chk@plt+0x12985b0> │ │ │ │ + blt 12fd914 <__read_chk@plt+0x1298540> │ │ │ │ ldrb r5, [r7, #-1415]! @ 0xfffffa79 │ │ │ │ @ instruction: 0xf1033001 │ │ │ │ - @ instruction: 0xf5abfc97 │ │ │ │ + @ instruction: 0xf5abfc3f │ │ │ │ @ instruction: 0x217d639f │ │ │ │ @ instruction: 0xf0cb6018 │ │ │ │ tstplt r0, r5, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf5ab7004 │ │ │ │ @ instruction: 0x212f639f │ │ │ │ @ instruction: 0xf0cb6818 │ │ │ │ @ instruction: 0x4606fb3d │ │ │ │ @@ -158077,19 +158049,19 @@ │ │ │ │ @ instruction: 0xf43c2800 │ │ │ │ ldmdavc r3!, {r1, r3, r5, r6, r9, fp, sp, pc} │ │ │ │ @ instruction: 0xf43c2b00 │ │ │ │ andcs sl, r5, #417792 @ 0x66000 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ ldc2 0, cr15, [ip], #-888 @ 0xfffffc88 │ │ │ │ ldmdblt r8!, {r1, r4, r5, r6, r8, sl, fp, ip}^ │ │ │ │ - blcs 11da3c <__read_chk@plt+0xb8668> │ │ │ │ - blcs fb3d94 <__read_chk@plt+0xf4e9c0> │ │ │ │ - blcs cef658 <__read_chk@plt+0xc8a284> │ │ │ │ + blcs 11d9cc <__read_chk@plt+0xb85f8> │ │ │ │ + blcs fb3d24 <__read_chk@plt+0xf4e950> │ │ │ │ + blcs cef5e8 <__read_chk@plt+0xc8a214> │ │ │ │ ldrtmi sp, [r1], -r5, ror #3 │ │ │ │ - blcc 17da04 <__read_chk@plt+0x118630> │ │ │ │ + blcc 17d994 <__read_chk@plt+0x1185c0> │ │ │ │ svccc 0x0001f812 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrb r7, [ip, fp] │ │ │ │ strtmi r2, [r9], -sp, lsl #4 │ │ │ │ @ instruction: 0xf0de4630 │ │ │ │ @ instruction: 0xf106fc25 │ │ │ │ stmdacs r0, {r0, r2, r3, r9} │ │ │ │ @@ -158098,222 +158070,222 @@ │ │ │ │ @ instruction: 0xf0de4479 │ │ │ │ @ instruction: 0xf106fc1b │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r9} │ │ │ │ @ instruction: 0x3601d0dc │ │ │ │ ldmdbmi r0, {r0, r1, r2, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7654479 │ │ │ │ - andcs lr, r4, #3538944 @ 0x360000 │ │ │ │ + andcs lr, r4, #7208960 @ 0x6e0000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0034610 │ │ │ │ stmdbmi fp, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ - blx fe83bde4 <__read_chk@plt+0xfe7d6a10> │ │ │ │ + blx 123bd74 <__read_chk@plt+0x11d69a0> │ │ │ │ mrclt 7, 2, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - b cbd7f4 <__read_chk@plt+0xc58420> │ │ │ │ + b 1abd784 <__read_chk@plt+0x1a583b0> │ │ │ │ strbmi r4, [r0], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7654698 │ │ │ │ - bl 33a314 <__read_chk@plt+0x2d4f40> │ │ │ │ + bl 33a384 <__read_chk@plt+0x2d4fb0> │ │ │ │ mrrcne 3, 0, r0, sl, cr0 │ │ │ │ @ instruction: 0x46171c98 │ │ │ │ - blx 173be20 <__read_chk@plt+0x16d6a4c> │ │ │ │ + blx 13bdb0 <__read_chk@plt+0xd69dc> │ │ │ │ strmi r6, [r0], r3, ror #18 │ │ │ │ ldmdavs r9, {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ - bl 63d818 <__read_chk@plt+0x5d8444> │ │ │ │ + bl 143d7a8 <__read_chk@plt+0x13d83d4> │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ andcc pc, r7, r8, lsl #16 │ │ │ │ - b 6bd824 <__read_chk@plt+0x658450> │ │ │ │ - bne f91f80 <__read_chk@plt+0xf2cbac> │ │ │ │ + b 14bd7b4 <__read_chk@plt+0x14583e0> │ │ │ │ + bne f91f10 <__read_chk@plt+0xf2cb3c> │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - stmdb r0!, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r2, [r0], -r0, lsl #6 │ │ │ │ andcc pc, r7, r8, lsl #16 │ │ │ │ - b 3bd83c <__read_chk@plt+0x358468> │ │ │ │ + b 11bd7cc <__read_chk@plt+0x11583f8> │ │ │ │ stcne 8, cr15, [ip], {86} @ 0x56 │ │ │ │ @ instruction: 0x46401a3a │ │ │ │ - ldmdb r4, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib ip, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8082300 │ │ │ │ stmdbvs r0!, {r0, r1, r2, ip, sp}^ │ │ │ │ - @ instruction: 0xf8bcf0ea │ │ │ │ + @ instruction: 0xf864f0ea │ │ │ │ andcs r6, r3, #1622016 @ 0x18c000 │ │ │ │ ldrmi r2, [r1], -r4 │ │ │ │ andhi pc, r0, r3, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-2861 @ 0xfffff4d3 │ │ │ │ cdp2 0, 13, cr15, cr4, cr3, {0} │ │ │ │ mlascc r4, r4, r8, pc @ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ eorscc pc, r4, r4, lsl #17 │ │ │ │ stclt 7, cr15, [lr, #1016] @ 0x3f8 │ │ │ │ strtmi r4, [r0], -ip, lsr #12 │ │ │ │ - bl 1b3d87c <__read_chk@plt+0x1ad84a8> │ │ │ │ + bl fe93d80c <__read_chk@plt+0xfe8d8438> │ │ │ │ ldrbtmi r4, [sl], #-2598 @ 0xfffff5da │ │ │ │ @ instruction: 0xf7ff4613 │ │ │ │ svclt 0x0000b88d │ │ │ │ - andseq r5, r6, sl, lsr #13 │ │ │ │ - andseq lr, r5, r4, lsr #22 │ │ │ │ - @ instruction: 0x001652b6 │ │ │ │ - andseq r5, r6, ip, asr r1 │ │ │ │ - andseq r4, r6, r4, ror #27 │ │ │ │ - mulseq r6, r6, lr │ │ │ │ - andseq r4, r6, r2, lsr sp │ │ │ │ - eoreq ip, sl, r0, lsl r8 │ │ │ │ - andseq r6, r5, r2, lsr #3 │ │ │ │ - andseq r5, r6, r4, lsr #6 │ │ │ │ - strdeq ip, [sl], -r4 @ │ │ │ │ - andseq r4, r6, r2, asr #30 │ │ │ │ - andseq r4, r6, r2, asr fp │ │ │ │ - andseq r5, r6, r2, ror r0 │ │ │ │ - andseq r3, r7, lr, lsl #14 │ │ │ │ - andseq r4, r6, r4, ror #26 │ │ │ │ - andseq r4, r6, r2, lsl #20 │ │ │ │ - eoreq ip, sl, r2, lsr r5 │ │ │ │ - andseq r7, r5, r4, asr fp │ │ │ │ - andseq r7, r5, r4, ror #21 │ │ │ │ - andseq r4, r6, r6, lsl pc │ │ │ │ - eoreq sp, r8, r4, ror #23 │ │ │ │ - andseq r4, r6, r6, ror pc │ │ │ │ - eoreq ip, sl, r2, lsl #6 │ │ │ │ - @ instruction: 0x00150bb6 │ │ │ │ - andseq r4, r6, sl, lsl #12 │ │ │ │ - andseq r5, r5, ip, asr #19 │ │ │ │ - andseq r4, r6, r6, lsl #8 │ │ │ │ - andseq r4, r6, r0, lsl r4 │ │ │ │ - andseq r4, r6, r2, lsr #10 │ │ │ │ - andseq r4, r6, r8, lsr #10 │ │ │ │ - @ instruction: 0x001644d4 │ │ │ │ - @ instruction: 0x0017f6dc │ │ │ │ - andseq r4, r6, lr, lsl r9 │ │ │ │ - eoreq r6, r7, r2, ror #15 │ │ │ │ - andseq r4, r6, sl, lsr r4 │ │ │ │ - eoreq fp, sl, r2, asr lr │ │ │ │ + @ instruction: 0x001655be │ │ │ │ + andseq lr, r5, r8, lsr sl │ │ │ │ + andseq r5, r6, sl, asr #3 │ │ │ │ + andseq r5, r6, r0, ror r0 │ │ │ │ + @ instruction: 0x00164cf8 │ │ │ │ + andseq r4, r6, sl, lsr #27 │ │ │ │ + andseq r4, r6, r6, asr #24 │ │ │ │ + eoreq ip, sl, r4, lsl r7 │ │ │ │ + ldrheq r6, [r5], -r6 @ │ │ │ │ + andseq r5, r6, r8, lsr r2 │ │ │ │ + strdeq ip, [sl], -r8 @ │ │ │ │ + andseq r4, r6, r6, asr lr │ │ │ │ + andseq r4, r6, r6, ror #20 │ │ │ │ + andseq r4, r6, r6, lsl #31 │ │ │ │ + andseq r3, r7, r2, lsr #12 │ │ │ │ + andseq r4, r6, r8, ror ip │ │ │ │ + andseq r4, r6, r6, lsl r9 │ │ │ │ + eoreq ip, sl, r6, lsr r4 │ │ │ │ + andseq r7, r5, r8, ror #20 │ │ │ │ + @ instruction: 0x001579f8 │ │ │ │ + andseq r4, r6, sl, lsr #28 │ │ │ │ + strdeq sp, [r8], -r8 @ │ │ │ │ + andseq r4, r6, sl, lsl #29 │ │ │ │ + eoreq ip, sl, r6, lsl #4 │ │ │ │ + andseq r0, r5, sl, asr #21 │ │ │ │ + andseq r4, r6, lr, lsl r5 │ │ │ │ + andseq r5, r5, r0, ror #17 │ │ │ │ + andseq r4, r6, sl, lsl r3 │ │ │ │ + andseq r4, r6, r4, lsr #6 │ │ │ │ + andseq r4, r6, r6, lsr r4 │ │ │ │ + andseq r4, r6, ip, lsr r4 │ │ │ │ + andseq r4, r6, r8, ror #7 │ │ │ │ + @ instruction: 0x0017f5f0 │ │ │ │ + andseq r4, r6, r2, lsr r8 │ │ │ │ + strdeq r6, [r7], -r6 @ │ │ │ │ + andseq r4, r6, lr, asr #6 │ │ │ │ + eoreq fp, sl, r6, asr sp │ │ │ │ andcs r4, r5, #116, 18 @ 0x1d0000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - svc 0x008af764 │ │ │ │ - bls 652964 <__read_chk@plt+0x5ed590> │ │ │ │ + svc 0x00c2f764 │ │ │ │ + bls 6528f4 <__read_chk@plt+0x5ed520> │ │ │ │ rsbcs r5, lr, #13828096 @ 0xd30000 │ │ │ │ strls r4, [r0], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf7e0930b │ │ │ │ ldmdacs r9!, {r0, r2, r3, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blge ffdfcca4 <__read_chk@plt+0xffd978d0> │ │ │ │ + blge ffdfcc34 <__read_chk@plt+0xffd97860> │ │ │ │ ldclt 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ andcs r4, r5, #108, 18 @ 0x1b0000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - svc 0x0076f764 │ │ │ │ + svc 0x00aef764 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ cdp2 0, 5, cr15, cr8, cr3, {0} │ │ │ │ andcs r4, r4, r7, ror #18 │ │ │ │ @ instruction: 0xf0e34479 │ │ │ │ - blmi 1abe34c <__read_chk@plt+0x1a58f78> │ │ │ │ + blmi 1abe17c <__read_chk@plt+0x1a58da8> │ │ │ │ ldrbtmi r9, [fp], #-2593 @ 0xfffff5df │ │ │ │ @ instruction: 0xf7fd605a │ │ │ │ vqrdmlsh.s32 d11, d11, d9[0] │ │ │ │ ldmdavs fp, {r2, r3, r8, r9, ip, lr} │ │ │ │ ldmibvs fp, {r0, r1, r3, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ - blls 32c99c <__read_chk@plt+0x2c75c8> │ │ │ │ + blls 32c92c <__read_chk@plt+0x2c7558> │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ movwcs r4, #1562 @ 0x61a │ │ │ │ @ instruction: 0xf8529300 │ │ │ │ andsls r3, r1, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xf834f7f7 │ │ │ │ andsle r3, r0, r1 │ │ │ │ movwpl pc, #49835 @ 0xc2ab @ │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - blcs 11a280 <__read_chk@plt+0xb4eac> │ │ │ │ + blcs 11a210 <__read_chk@plt+0xb4e3c> │ │ │ │ mcrge 4, 0, pc, cr12, cr15, {3} @ │ │ │ │ stmdavs r3, {r3, fp, ip, pc} │ │ │ │ vrshrn.i64 d6, q7, #21 │ │ │ │ @ instruction: 0x601e43fc │ │ │ │ - @ instruction: 0xf808f0ea │ │ │ │ + @ instruction: 0xffb0f0e9 │ │ │ │ @ instruction: 0xf8dae602 │ │ │ │ @ instruction: 0xb32b3034 │ │ │ │ - @ instruction: 0xf0ea4620 │ │ │ │ - ldrtmi pc, [r8], -r1, lsl #16 @ │ │ │ │ - blx 123c04a <__read_chk@plt+0x11d6c76> │ │ │ │ + @ instruction: 0xf0e94620 │ │ │ │ + ldrtmi pc, [r8], -r9, lsr #31 @ │ │ │ │ + blx ffc3bfd8 <__read_chk@plt+0xffbd6c04> │ │ │ │ @ instruction: 0xf8ca9b1d │ │ │ │ - blcs ffd14 <__read_chk@plt+0x9a940> │ │ │ │ + blcs ffca4 <__read_chk@plt+0x9a8d0> │ │ │ │ ldclge 4, cr15, [r3, #508]! @ 0x1fc │ │ │ │ @ instruction: 0x2010e7de │ │ │ │ - @ instruction: 0xf96cf0ea │ │ │ │ + @ instruction: 0xf914f0ea │ │ │ │ vqdmlal.s32 , d11, d8 │ │ │ │ andcs r4, r0, #252, 6 @ 0xf0000003 │ │ │ │ andvs r6, r2, r8 │ │ │ │ addvs r6, r2, r2, asr #32 │ │ │ │ ldmdavs sl, {r1, r6, r7, sp, lr} │ │ │ │ subsvs r6, sl, fp, lsl #16 │ │ │ │ andcs lr, r3, #50593792 @ 0x3040000 │ │ │ │ ldrmi r2, [r1], -r4 │ │ │ │ cdp2 0, 0, cr15, cr4, cr3, {0} │ │ │ │ @ instruction: 0xf0042000 │ │ │ │ strb pc, [r1, #3545]! @ 0xdd9 @ │ │ │ │ @ instruction: 0xf1034638 │ │ │ │ - @ instruction: 0xf8cafb21 │ │ │ │ + @ instruction: 0xf8cafac9 │ │ │ │ @ instruction: 0xe7bf0034 │ │ │ │ ldrsbtcc pc, [r4], -sl @ │ │ │ │ bicle r2, pc, r0, lsl #22 │ │ │ │ @ instruction: 0xf1034638 │ │ │ │ - @ instruction: 0xf8cafb17 │ │ │ │ + @ instruction: 0xf8cafabf │ │ │ │ strb r0, [r8, #52] @ 0x34 │ │ │ │ ldrbtmi r4, [r8], #-2101 @ 0xfffff7cb │ │ │ │ - blx 53c0b2 <__read_chk@plt+0x4d6cde> │ │ │ │ + blx fef3c040 <__read_chk@plt+0xfeed6c6c> │ │ │ │ bicmi pc, ip, #-1342177270 @ 0xb000000a │ │ │ │ ldrbt r6, [lr], #24 │ │ │ │ andcs r4, r5, #819200 @ 0xc8000 │ │ │ │ @ instruction: 0xf7644479 │ │ │ │ - @ instruction: 0xf7ffeefc │ │ │ │ + @ instruction: 0xf7ffef34 │ │ │ │ @ instruction: 0xf8d9b90b │ │ │ │ @ instruction: 0xf5ab3000 │ │ │ │ @ instruction: 0x46676c99 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf1a39b08 │ │ │ │ movwcs r0, #8 │ │ │ │ andcc pc, r0, ip, asr #17 │ │ │ │ - @ instruction: 0xffcef10b │ │ │ │ + @ instruction: 0xff76f10b │ │ │ │ cmplt fp, fp, lsr r8 │ │ │ │ ldmdbvs r8!, {r0, r3, r5, r8, r9, sl, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0fab110 │ │ │ │ - ldmdbvs r8!, {r0, r3, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbvs r8!, {r0, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ orrsvs pc, r9, #717225984 @ 0x2ac00000 │ │ │ │ andvs r6, r3, fp, lsl r8 │ │ │ │ orrsvs pc, sl, #717225984 @ 0x2ac00000 │ │ │ │ - bcs 119d64 <__read_chk@plt+0xb4990> │ │ │ │ + bcs 119cf4 <__read_chk@plt+0xb4920> │ │ │ │ ldcge 4, cr15, [sl, #-252]! @ 0xffffff04 │ │ │ │ - blcs 119e50 <__read_chk@plt+0xb4a7c> │ │ │ │ + blcs 119de0 <__read_chk@plt+0xb4a0c> │ │ │ │ ldcge 4, cr15, [r1, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xf8dbe52c │ │ │ │ strcs r7, [r6], #-0 │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ stmdalt r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0e9980b │ │ │ │ - @ instruction: 0xf1a6ff8d │ │ │ │ + @ instruction: 0xf1a6ff35 │ │ │ │ cmnvs r3, r4, lsl r3 │ │ │ │ - blt ff43dd24 <__read_chk@plt+0xff3d8950> │ │ │ │ - cdp 7, 4, cr15, cr8, cr4, {3} │ │ │ │ + blt ff43dcb4 <__read_chk@plt+0xff3d88e0> │ │ │ │ + cdp 7, 8, cr15, cr0, cr4, {3} │ │ │ │ andsne r9, r8, #11264 @ 0x2c00 │ │ │ │ - b 123dac4 <__read_chk@plt+0x11d86f0> │ │ │ │ + b 203da54 <__read_chk@plt+0x1fd8680> │ │ │ │ andls r9, lr, #90112 @ 0x16000 │ │ │ │ andsls r9, r1, #94208 @ 0x17000 │ │ │ │ andcs r9, r7, #0, 6 │ │ │ │ tstcs r3, lr, lsl #22 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx feabc054 <__read_chk@plt+0xfea56c80> │ │ │ │ - blt 1d7dd40 <__read_chk@plt+0x1d1896c> │ │ │ │ + blx feabbfe4 <__read_chk@plt+0xfea56c10> │ │ │ │ + blt 1d7dcd0 <__read_chk@plt+0x1d188fc> │ │ │ │ ldmdaeq sl, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f19613 │ │ │ │ bicsvs r2, fp, r0, lsl #6 │ │ │ │ svclt 0x0000deff │ │ │ │ - @ instruction: 0x001647b6 │ │ │ │ + andseq r4, r6, sl, asr #13 │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ - @ instruction: 0x001642fa │ │ │ │ - @ instruction: 0x001642f8 │ │ │ │ - eorseq sp, r7, lr, ror pc │ │ │ │ - eoreq fp, sl, r2, lsr #25 │ │ │ │ - andseq r4, r6, r8, asr r5 │ │ │ │ - andseq r4, r6, lr, asr #4 │ │ │ │ + andseq r4, r6, lr, lsl #4 │ │ │ │ + andseq r4, r6, ip, lsl #4 │ │ │ │ + eorseq sp, r7, lr, ror #31 │ │ │ │ + eoreq fp, sl, r6, lsr #23 │ │ │ │ + andseq r4, r6, ip, ror #8 │ │ │ │ + andseq r4, r6, r2, ror #2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ cdpeq 8, 14, cr15, cr8, cr12, {6} │ │ │ │ stcpl 5, cr15, [r7, #692] @ 0x2b4 │ │ │ │ @@ -158334,44 +158306,44 @@ │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ stmdb r4, {r4, r6, r7, r8, fp, ip}^ │ │ │ │ ldrbtmi r5, [r9], #-1330 @ 0xffffface │ │ │ │ ldrpl lr, [r0, #-2372]! @ 0xfffff6bc │ │ │ │ strpl lr, [lr, #-2372]! @ 0xfffff6bc │ │ │ │ strpl lr, [fp, #-2372]! @ 0xfffff6bc │ │ │ │ stcpl 8, cr15, [r4], #272 @ 0x110 │ │ │ │ - @ instruction: 0xf8cef0e3 │ │ │ │ + @ instruction: 0xf876f0e3 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf85480a3 │ │ │ │ stmdacs r0, {r2, r6, r7, sl, fp} │ │ │ │ ldrbhi pc, [r0] @ │ │ │ │ stmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ cdpge 0, 1, cr0, cr4, cr13, {3} │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - beq b3c24c <__read_chk@plt+0xad6e78> │ │ │ │ + beq b3c1dc <__read_chk@plt+0xad6e08> │ │ │ │ ldmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stccs 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8df683b │ │ │ │ ldrbtmi r1, [r9], #-2444 @ 0xfffff674 │ │ │ │ @ instruction: 0xf8446059 │ │ │ │ - bcs 10b0a0 <__read_chk@plt+0xa5ccc> │ │ │ │ + bcs 10b030 <__read_chk@plt+0xa5c5c> │ │ │ │ rscshi pc, r9, r0 │ │ │ │ movwcs r6, #2560 @ 0xa00 │ │ │ │ ldccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0478212 │ │ │ │ @ instruction: 0xf854f957 │ │ │ │ strmi r2, [r1], -ip, lsr #25 │ │ │ │ ldceq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x4610827a │ │ │ │ - ldm ip, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r4, {r0, r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdage r6, {r0, r1, r2, r9, sl, fp, ip} │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ - cdp2 0, 14, cr15, cr8, cr9, {7} │ │ │ │ + cdp2 0, 9, cr15, cr0, cr9, {7} │ │ │ │ stccs 8, cr15, [ip], #336 @ 0x150 │ │ │ │ stcleq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf854433d │ │ │ │ strls r3, [r5, #-3252] @ 0xfffff34c │ │ │ │ andls r4, r0, #84934656 @ 0x5100000 │ │ │ │ stclcs 8, cr15, [r0], {84} @ 0x54 │ │ │ │ @ instruction: 0xf8549204 │ │ │ │ @@ -158381,36 +158353,36 @@ │ │ │ │ andls r2, r1, #188, 24 @ 0xbc00 │ │ │ │ ldmdbcs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fb447a │ │ │ │ @ instruction: 0xf854fed3 │ │ │ │ strhlt r0, [r8, #204]! @ 0xcc │ │ │ │ @ instruction: 0xb1236843 │ │ │ │ @ instruction: 0xf0e93004 │ │ │ │ - @ instruction: 0xf854fec5 │ │ │ │ + @ instruction: 0xf854fe6d │ │ │ │ stmvs r3, {r2, r3, r4, r5, r7, sl, fp} │ │ │ │ andcc fp, r8, r3, lsr #2 │ │ │ │ - cdp2 0, 11, cr15, cr14, cr9, {7} │ │ │ │ + cdp2 0, 6, cr15, cr6, cr9, {7} │ │ │ │ ldceq 8, cr15, [ip], #336 @ 0x150 │ │ │ │ smlawtlt r3, r3, r8, r6 │ │ │ │ @ instruction: 0xf0e9300c │ │ │ │ - @ instruction: 0xf854feb7 │ │ │ │ + @ instruction: 0xf854fe5f │ │ │ │ stmibvs r3, {r2, r3, r4, r5, r7, sl, fp} │ │ │ │ andscc fp, r8, r3, lsl r1 │ │ │ │ - cdp2 0, 11, cr15, cr0, cr9, {7} │ │ │ │ + cdp2 0, 5, cr15, cr8, cr9, {7} │ │ │ │ andseq pc, ip, r6, lsr #3 │ │ │ │ - cdp2 0, 10, cr15, cr12, cr9, {7} │ │ │ │ + cdp2 0, 5, cr15, cr4, cr9, {7} │ │ │ │ ldccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ ldmdage r5, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - cdp2 0, 10, cr15, cr6, cr9, {7} │ │ │ │ + cdp2 0, 4, cr15, cr14, cr9, {7} │ │ │ │ stccc 8, cr15, [r8], #336 @ 0x150 │ │ │ │ @ instruction: 0xf1a6b11b │ │ │ │ @ instruction: 0xf0e90008 │ │ │ │ - @ instruction: 0xf1a8fe9f │ │ │ │ + @ instruction: 0xf1a8fe47 │ │ │ │ @ instruction: 0xf0fa0004 │ │ │ │ - ldrbmi pc, [r0], -r3, lsl #26 @ │ │ │ │ + ldrbmi pc, [r0], -fp, lsr #25 @ │ │ │ │ @ instruction: 0xff1cf0bd │ │ │ │ @ instruction: 0xf0b14648 │ │ │ │ @ instruction: 0xf1a6f9ef │ │ │ │ @ instruction: 0xf0a70014 │ │ │ │ @ instruction: 0xf8dffe6b │ │ │ │ @ instruction: 0xf50d28a0 │ │ │ │ @ instruction: 0xf8df5187 │ │ │ │ @@ -158473,46 +158445,46 @@ │ │ │ │ cdpcs 12, 0, cr0, cr0, cr4, {6} │ │ │ │ bichi pc, lr, r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 1, cr8, [r0, #-676] @ 0xfffffd5c │ │ │ │ mrcge 4, 7, APSR_nzcv, cr13, cr15, {1} │ │ │ │ cdpge 5, 1, cr2, cr4, cr0, {0} │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - beq b3c454 <__read_chk@plt+0xad7080> │ │ │ │ + beq b3c3e4 <__read_chk@plt+0xad7010> │ │ │ │ ldmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf854e6fa │ │ │ │ @ instruction: 0xb11b3cb4 │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ svcge 0x0021f47f │ │ │ │ @ instruction: 0xf8449908 │ │ │ │ stmdbcs r0, {r2, r3, r5, r7, sl, fp, ip} │ │ │ │ svcge 0x001bf43f │ │ │ │ @ instruction: 0xf854e6f8 │ │ │ │ stmdacs r0, {r2, r6, r7, sl, fp} │ │ │ │ bicshi pc, r2, r0, asr #32 │ │ │ │ - @ instruction: 0xf95cf0fa │ │ │ │ + @ instruction: 0xf904f0fa │ │ │ │ stcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ - @ instruction: 0xf934f0fa │ │ │ │ + @ instruction: 0xf8dcf0fa │ │ │ │ stcleq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ @ instruction: 0xf8dfb167 │ │ │ │ ldrtmi r3, [r9], -ip, asr #14 │ │ │ │ @ instruction: 0xf85b3020 │ │ │ │ ldmdavs fp!, {r0, r1, ip, sp, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ adccs pc, r4, #13828096 @ 0xd30000 │ │ │ │ - cdp2 1, 0, cr15, cr0, cr11, {0} │ │ │ │ + stc2 1, cr15, [r8, #44]! @ 0x2c │ │ │ │ @ instruction: 0xf8542500 │ │ │ │ mcrcs 12, 0, r6, cr0, cr4, {5} │ │ │ │ addhi pc, r8, #0 │ │ │ │ @ instruction: 0x173cf8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7644479 │ │ │ │ - @ instruction: 0xf854ed0e │ │ │ │ + @ instruction: 0xf854ed46 │ │ │ │ @ instruction: 0x46032cb4 │ │ │ │ - bvs fe5884a8 <__read_chk@plt+0xfe5230d4> │ │ │ │ + bvs fe588438 <__read_chk@plt+0xfe523064> │ │ │ │ andcs r9, r4, #0, 4 │ │ │ │ @ instruction: 0xf0c24610 │ │ │ │ @ instruction: 0xf854f8f9 │ │ │ │ @ instruction: 0xf8540cb4 │ │ │ │ @ instruction: 0xf0b26cc4 │ │ │ │ andcs pc, r6, #37888 @ 0x9400 │ │ │ │ teqvs r0, #0, 2 │ │ │ │ @@ -158521,22 +158493,22 @@ │ │ │ │ cmnpvs r0, #8256 @ p-variant is OBSOLETE @ 0x2040 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf1ba82d3 │ │ │ │ andle r0, lr, r0, lsl #30 │ │ │ │ @ instruction: 0x4657ae15 │ │ │ │ @ instruction: 0xf854e007 │ │ │ │ @ instruction: 0xf8143cc8 │ │ │ │ - blvs 1743350 <__read_chk@plt+0x16ddf7c> │ │ │ │ + blvs 17432e0 <__read_chk@plt+0x16ddf0c> │ │ │ │ ldrmi r6, [r8, fp, lsl #18] │ │ │ │ @ instruction: 0x4630b118 │ │ │ │ stmdacs r0, {r3, r4, r5, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf854d1f3 │ │ │ │ stmdacs r0, {r2, r4, r5, r7, sl, fp} │ │ │ │ cmpphi sp, r0 @ p-variant is OBSOLETE │ │ │ │ - blcs 11aa08 <__read_chk@plt+0xb5634> │ │ │ │ + blcs 11a998 <__read_chk@plt+0xb55c4> │ │ │ │ cmpphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ cdpge 3, 1, cr2, cr4, cr0, {0} │ │ │ │ movwls r2, #1793 @ 0x701 │ │ │ │ @ instruction: 0xf1a69602 │ │ │ │ @ instruction: 0x461a0918 │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf8444619 │ │ │ │ @@ -158544,18 +158516,18 @@ │ │ │ │ @ instruction: 0x4607ffd3 │ │ │ │ ldceq 8, cr15, [ip], {68} @ 0x44 │ │ │ │ stmdavc r3, {r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf854b153 │ │ │ │ strmi r3, [r1], -r8, asr #25 │ │ │ │ stmibvs r3, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ @ instruction: 0xf8544798 │ │ │ │ - blcs 14f3bc <__read_chk@plt+0xe9fe8> │ │ │ │ + blcs 14f34c <__read_chk@plt+0xe9f78> │ │ │ │ ldrbhi pc, [r0], #-0 @ │ │ │ │ ldmdage r5, {r8, r9, sl, sp} │ │ │ │ - ldc2l 0, cr15, [r8, #-932]! @ 0xfffffc5c │ │ │ │ + stc2 0, cr15, [r0, #-932]! @ 0xfffffc5c │ │ │ │ ldceq 8, cr15, [r4], #336 @ 0x150 │ │ │ │ andcs r2, r1, #0, 6 │ │ │ │ andls r4, r0, #26214400 @ 0x1900000 │ │ │ │ strls lr, [r1], -sp, asr #19 │ │ │ │ @ instruction: 0xf0542202 │ │ │ │ @ instruction: 0xf844ffb3 │ │ │ │ orrslt r0, r8, r4, lsr #25 │ │ │ │ @@ -158564,15 +158536,15 @@ │ │ │ │ ldccs 8, cr15, [r8], #336 @ 0x150 │ │ │ │ ldmibne fp, {r0, r1, r4, r6, fp, sp, lr}^ │ │ │ │ stmdavc r3, {r0, r1, r4, r6, sp, lr} │ │ │ │ @ instruction: 0xf854b12b │ │ │ │ strmi r3, [r1], -r8, asr #25 │ │ │ │ stmibvs r3, {r3, r4, r6, r8, r9, fp, sp, lr} │ │ │ │ svcne 0x00304798 │ │ │ │ - ldc2l 0, cr15, [r6, #-932] @ 0xfffffc5c │ │ │ │ + ldc2l 0, cr15, [lr], #932 @ 0x3a4 │ │ │ │ stclcc 8, cr15, [r8], {84} @ 0x54 │ │ │ │ @ instruction: 0xf10d2200 │ │ │ │ @ instruction: 0xf10d0830 │ │ │ │ andshi r0, sl, r8, lsr #20 │ │ │ │ teqlt fp, r7, lsl #22 │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a89907 │ │ │ │ @@ -158599,89 +158571,89 @@ │ │ │ │ vaddw.u8 , , d28 │ │ │ │ @ instruction: 0xf0001900 │ │ │ │ @ instruction: 0xf1b980fc │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df81d8 │ │ │ │ andcs r1, r5, #192, 10 @ 0x30000000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ - mcrr 7, 6, pc, sl, cr4 @ │ │ │ │ + stc 7, cr15, [r2], {100} @ 0x64 │ │ │ │ @ instruction: 0xf8cd464b │ │ │ │ rsbscs r9, r8, #0 │ │ │ │ @ instruction: 0xf7df2179 │ │ │ │ pkhtbmi pc, r1, pc, asr #29 @ │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ ldmdavs fp!, {r1, r2, r6, r7, r8, pc} │ │ │ │ ldceq 8, cr15, [r0], #336 @ 0x150 │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ andle r4, r1, r3, lsl #5 │ │ │ │ - blx ffebc556 <__read_chk@plt+0xffe57182> │ │ │ │ + blx ffebc4e6 <__read_chk@plt+0xffe57112> │ │ │ │ svceq 0x0078f1b9 │ │ │ │ bicshi pc, fp, #0 │ │ │ │ stcleq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ stmdacs r0, {r8, sl, sp} │ │ │ │ ldclge 4, cr15, [ip, #508] @ 0x1fc │ │ │ │ - @ instruction: 0xf858f0fa │ │ │ │ + @ instruction: 0xf800f0fa │ │ │ │ stcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ - @ instruction: 0xf830f0fa │ │ │ │ + @ instruction: 0xffd8f0f9 │ │ │ │ stcleq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ @ instruction: 0xf046e709 │ │ │ │ @ instruction: 0x2701fafd │ │ │ │ stccs 8, cr15, [ip], #336 @ 0x150 │ │ │ │ @ instruction: 0xf8444601 │ │ │ │ stmdacs r0, {r3, r4, r7, sl, fp} │ │ │ │ stclge 4, cr15, [sp, #508]! @ 0x1fc │ │ │ │ movwcs lr, #1526 @ 0x5f6 │ │ │ │ subvs pc, r0, #79 @ 0x4f │ │ │ │ ldrmi r4, [r8], -r1, asr #12 │ │ │ │ @ instruction: 0xff10f0c6 │ │ │ │ ldceq 8, cr15, [r0], #272 @ 0x110 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf9908096 │ │ │ │ - blcs 10c30c <__read_chk@plt+0xa6f38> │ │ │ │ + blcs 10c29c <__read_chk@plt+0xa6ec8> │ │ │ │ addshi pc, r1, r0, asr #5 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 q12, q4, d28 │ │ │ │ @ instruction: 0xf1b81800 │ │ │ │ @ instruction: 0xd1260f00 │ │ │ │ ldrne pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7644479 │ │ │ │ - @ instruction: 0x4601ebf6 │ │ │ │ + strmi lr, [r1], -lr, lsr #24 │ │ │ │ streq pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r2, [r8], #-622 @ 0xfffffd92 │ │ │ │ @ instruction: 0xff78f7f6 │ │ │ │ ldmdacs r9!, {r0, r7, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf854d015 │ │ │ │ @ instruction: 0xf0c50cb0 │ │ │ │ @ instruction: 0xf1b9fba7 │ │ │ │ @ instruction: 0xf47f0f78 │ │ │ │ @ instruction: 0xf8dfae8c │ │ │ │ andcs r1, r5, #240, 8 @ 0xf0000000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - bl ff83e084 <__read_chk@plt+0xff7d8cb0> │ │ │ │ + ldc 7, cr15, [r4], {100} @ 0x64 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, asr #12 │ │ │ │ - blx ff0bc30c <__read_chk@plt+0xff056f38> │ │ │ │ + blx ff0bc29c <__read_chk@plt+0xff056ec8> │ │ │ │ movwcs lr, #9737 @ 0x2609 │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10d9305 │ │ │ │ - blge 4c27f0 <__read_chk@plt+0x45d41c> │ │ │ │ + blge 4c2780 <__read_chk@plt+0x45d3ac> │ │ │ │ movwls sl, #18448 @ 0x4810 │ │ │ │ - blge 46ab40 <__read_chk@plt+0x40576c> │ │ │ │ + blge 46aad0 <__read_chk@plt+0x4056fc> │ │ │ │ movwls sl, #6411 @ 0x190b │ │ │ │ @ instruction: 0xf8cdab12 │ │ │ │ movwls r8, #12 │ │ │ │ @ instruction: 0xf8cdab11 │ │ │ │ @ instruction: 0xf7f69008 │ │ │ │ @ instruction: 0xf854fd37 │ │ │ │ stmdacs r0, {r4, r5, r7, sl, fp, ip, sp} │ │ │ │ msrhi CPSR_s, r0 │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ - blx 1ebc656 <__read_chk@plt+0x1e57282> │ │ │ │ + blx 1ebc5e6 <__read_chk@plt+0x1e57212> │ │ │ │ subs r9, lr, r9, lsl #26 │ │ │ │ addsne pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldmdavc r7, {r3, r6, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x00183f00 │ │ │ │ str r2, [fp, #1793] @ 0x701 │ │ │ │ stcleq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @@ -158696,28 +158668,28 @@ │ │ │ │ movwcs r1, #4552 @ 0x11c8 │ │ │ │ @ instruction: 0xf8a4f0b9 │ │ │ │ @ instruction: 0xf010683b │ │ │ │ andls r0, r9, #268435456 @ 0x10000000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_fs, r3 @ │ │ │ │ movwne pc, #963 @ 0x3c3 @ │ │ │ │ - blcs 134880 <__read_chk@plt+0xcf4ac> │ │ │ │ + blcs 134810 <__read_chk@plt+0xcf43c> │ │ │ │ rscshi pc, r4, #64 @ 0x40 │ │ │ │ stcleq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdacs r0, {r1, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr2, cr15, {3} │ │ │ │ movwcs lr, #5899 @ 0x170b │ │ │ │ cdpge 7, 1, cr2, cr4, cr0, {0} │ │ │ │ ldmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ stccc 8, cr15, [r0], #272 @ 0x110 │ │ │ │ @ instruction: 0xf8dfe6c4 │ │ │ │ andcs r1, r5, #28, 8 @ 0x1c000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1cbe160 <__read_chk@plt+0x1c58d8c> │ │ │ │ + bl feabe0f0 <__read_chk@plt+0xfea58d1c> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xff5cf0c1 │ │ │ │ ldceq 8, cr15, [r0], #336 @ 0x150 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf0c5ae0a │ │ │ │ @@ -158725,110 +158697,110 @@ │ │ │ │ @ instruction: 0xf85b4bee │ │ │ │ strcs r7, [r0, #-3] │ │ │ │ @ instruction: 0xf1b9e508 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf85482b5 │ │ │ │ stmdacs r0, {r2, r6, r7, sl, fp} │ │ │ │ stcge 4, cr15, [r0, #-508] @ 0xfffffe04 │ │ │ │ - blcs 13a098 <__read_chk@plt+0xd4cc4> │ │ │ │ + blcs 13a028 <__read_chk@plt+0xd4c54> │ │ │ │ tstphi r6, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x461849f3 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 12be1b0 <__read_chk@plt+0x1258ddc> │ │ │ │ + bl 20be140 <__read_chk@plt+0x2058d6c> │ │ │ │ strmi r2, [r1], -lr, ror #4 │ │ │ │ @ instruction: 0xf7f64648 │ │ │ │ strmi pc, [r1], fp, asr #29 │ │ │ │ @ instruction: 0xf0002879 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, r6, r7, pc} │ │ │ │ ldceq 8, cr15, [r0], #336 @ 0x150 │ │ │ │ ldrsbtcc pc, [ip], r3 @ │ │ │ │ andle r4, r1, r3, lsl #5 │ │ │ │ - blx ffe3c758 <__read_chk@plt+0xffdd7384> │ │ │ │ + blx ffe3c6e8 <__read_chk@plt+0xffdd7314> │ │ │ │ svceq 0x0078f1b9 │ │ │ │ stmibmi r7!, {r1, r3, r5, r7, r8, ip, lr, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7642000 │ │ │ │ - andcs lr, r3, #44, 22 @ 0xb000 │ │ │ │ + andcs lr, r3, #100, 22 @ 0x19000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0032004 │ │ │ │ ldrb pc, [r8, #-2573] @ 0xfffff5f3 @ │ │ │ │ ldmdage ip, {r0, r5, r6, r7, r9, fp, lr} │ │ │ │ - blvc ff1bbae8 <__read_chk@plt+0xff156714> │ │ │ │ + blvc ff1bba78 <__read_chk@plt+0xff1566a4> │ │ │ │ @ instruction: 0xf844447a │ │ │ │ - bmi ff8cb674 <__read_chk@plt+0xff8662a0> │ │ │ │ - blvc 1bb878 <__read_chk@plt+0x1564a4> │ │ │ │ + bmi ff8cb604 <__read_chk@plt+0xff866230> │ │ │ │ + blvc 1bb808 <__read_chk@plt+0x156434> │ │ │ │ @ instruction: 0xf844447a │ │ │ │ @ instruction: 0xf0112c7c │ │ │ │ andls r0, r9, #268435456 @ 0x10000000 │ │ │ │ tstcs r2, r4, lsl #30 │ │ │ │ andle r2, sp, r1, lsl #4 │ │ │ │ ldrdcs r4, [r3, -r9] │ │ │ │ - blvc fefbbb10 <__read_chk@plt+0xfef5673c> │ │ │ │ + blvc fefbbaa0 <__read_chk@plt+0xfef566cc> │ │ │ │ @ instruction: 0xf844447a │ │ │ │ - bmi ff6cb65c <__read_chk@plt+0xff666288> │ │ │ │ - blvc 1bbaa0 <__read_chk@plt+0x1566cc> │ │ │ │ + bmi ff6cb5ec <__read_chk@plt+0xff666218> │ │ │ │ + blvc 1bba30 <__read_chk@plt+0x15665c> │ │ │ │ @ instruction: 0xf844447a │ │ │ │ andcs r2, r2, #108, 24 @ 0x6c00 │ │ │ │ stmdbeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ tsteq r2, r6, lsr #3 │ │ │ │ stmdbeq r8, {r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x0c02eb04 │ │ │ │ vmlaeq.f64 d14, d2, d9 │ │ │ │ - blvc fed7bb3c <__read_chk@plt+0xfed16768> │ │ │ │ + blvc fed7bacc <__read_chk@plt+0xfed166f8> │ │ │ │ stmiami lr, {r1, r3, r9, sl, lr}^ │ │ │ │ ldrbtmi r3, [r8], #-257 @ 0xfffffeff │ │ │ │ - blvc 13bb04 <__read_chk@plt+0xd6730> │ │ │ │ + blvc 13ba94 <__read_chk@plt+0xd66c0> │ │ │ │ stceq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ ldrbtmi r4, [r8], #-2251 @ 0xfffff735 │ │ │ │ ldcleq 8, cr15, [ip], #-304 @ 0xfffffed0 │ │ │ │ @ instruction: 0x0110b195 │ │ │ │ - blvc febfbb5c <__read_chk@plt+0xfeb96788> │ │ │ │ + blvc febfbaec <__read_chk@plt+0xfeb96718> │ │ │ │ vmlaeq.f64 d14, d0, d4 │ │ │ │ @ instruction: 0xf8df4448 │ │ │ │ @ instruction: 0x460ac31c │ │ │ │ stc 1, cr3, [r0, #4] │ │ │ │ ldrbtmi r7, [ip], #2816 @ 0xb00 │ │ │ │ @ instruction: 0xf84e48c4 │ │ │ │ ldrbtmi ip, [r8], #-3196 @ 0xfffff384 │ │ │ │ stceq 8, cr15, [r0], {78} @ 0x4e │ │ │ │ tsteq r2, r9, lsl #16 │ │ │ │ @ instruction: 0x0c02eb09 │ │ │ │ - blvc fe9bbb88 <__read_chk@plt+0xfe9567b4> │ │ │ │ - bl 211598 <__read_chk@plt+0x1ac1c4> │ │ │ │ - bl 104918 <__read_chk@plt+0x9f544> │ │ │ │ + blvc fe9bbb18 <__read_chk@plt+0xfe956744> │ │ │ │ + bl 211528 <__read_chk@plt+0x1ac154> │ │ │ │ + bl 1048a8 <__read_chk@plt+0x9f4d4> │ │ │ │ andcs r0, r4, r6, asr #12 │ │ │ │ - blvc 13bb4c <__read_chk@plt+0xd6778> │ │ │ │ + blvc 13badc <__read_chk@plt+0xd6708> │ │ │ │ vmovvs.32 d0[0], pc │ │ │ │ ldmmi fp!, {r1, r3, r4, r5, r7, r8, sl, fp, lr} │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ @ instruction: 0xf841447d │ │ │ │ ldrbtmi r6, [r8], #-3208 @ 0xfffff378 │ │ │ │ eorpl lr, r0, r2, asr #18 │ │ │ │ @ instruction: 0x211ff893 │ │ │ │ @ instruction: 0xf1400792 │ │ │ │ ldmdbge r2!, {r0, r1, r6, r7, r8, pc} │ │ │ │ strmi r4, [sp], -lr, asr #12 │ │ │ │ stcleq 0, cr15, [lr], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xf8042200 │ │ │ │ - bne 1b8b5f0 <__read_chk@plt+0x1b2621c> │ │ │ │ - bcs 85aa14 <__read_chk@plt+0x7f5640> │ │ │ │ + bne 1b8b580 <__read_chk@plt+0x1b261ac> │ │ │ │ + bcs 85a9a4 <__read_chk@plt+0x7f55d0> │ │ │ │ strtmi sp, [sl], -ip, lsr #16 │ │ │ │ svccc 0x00fff1b0 │ │ │ │ - blgt 17e568 <__read_chk@plt+0x119194> │ │ │ │ + blgt 17e4f8 <__read_chk@plt+0x119124> │ │ │ │ @ instruction: 0x0c01eba2 │ │ │ │ addshi pc, r0, r0 │ │ │ │ svceq 0x001df1bc │ │ │ │ svclt 0x00954684 │ │ │ │ @ instruction: 0x36103610 │ │ │ │ ldrmi r2, [r5], -ip, lsr #4 │ │ │ │ mlsvc sl, ip, pc, fp @ │ │ │ │ strb r3, [r6, r2, lsl #10]! │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldrmi sl, [r8], -r8, asr #25 │ │ │ │ - blx 153c8a0 <__read_chk@plt+0x14d74cc> │ │ │ │ + blx 153c830 <__read_chk@plt+0x14d745c> │ │ │ │ @ instruction: 0xf8d3e4c3 │ │ │ │ strbt r1, [sl], #660 @ 0x294 │ │ │ │ vst2.8 {d26,d28}, [pc :64], r6 │ │ │ │ @ instruction: 0xf0a67080 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ bichi pc, r5, r0, asr #32 │ │ │ │ ldceq 8, cr15, [r4], #336 @ 0x150 │ │ │ │ @@ -158852,76 +158824,76 @@ │ │ │ │ @ instruction: 0xf854fbd7 │ │ │ │ strhlt r3, [r0, #-192]! @ 0xffffff40 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl!, {r2, r8, r9, sl, fp, sp, pc} │ │ │ │ ldrsbtcs pc, [ip], r2 @ │ │ │ │ @ instruction: 0xf43f429a │ │ │ │ @ instruction: 0x4618aefe │ │ │ │ - blx 53c920 <__read_chk@plt+0x4d754c> │ │ │ │ - blcs 13a1f4 <__read_chk@plt+0xd4e20> │ │ │ │ + blx 53c8b0 <__read_chk@plt+0x4d74dc> │ │ │ │ + blcs 13a184 <__read_chk@plt+0xd4db0> │ │ │ │ stcge 4, cr15, [r1], {63} @ 0x3f │ │ │ │ @ instruction: 0xf8d2683a │ │ │ │ addsmi r2, sl, #188 @ 0xbc │ │ │ │ ldrbt sp, [sl], #-435 @ 0xfffffe4d │ │ │ │ movwcs r4, #13888 @ 0x3640 │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf1a69305 │ │ │ │ @ instruction: 0xf1a60918 │ │ │ │ - bge 381284 <__read_chk@plt+0x31beb0> │ │ │ │ + bge 381214 <__read_chk@plt+0x31be40> │ │ │ │ stmdbge fp, {r2, r8, r9, ip, pc} │ │ │ │ tstpeq ip, #-2147483607 @ p-variant is OBSOLETE @ 0x80000029 │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf1a69301 │ │ │ │ @ instruction: 0xf8cd0308 │ │ │ │ movwls r9, #8 │ │ │ │ movweq pc, #49574 @ 0xc1a6 @ │ │ │ │ - blx fea3e62e <__read_chk@plt+0xfe9d925a> │ │ │ │ + blx fea3e5be <__read_chk@plt+0xfe9d91ea> │ │ │ │ ldccc 8, cr15, [r0], #336 @ 0x150 │ │ │ │ sbcsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs sl!, {r0, r1, r2, r3, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ ldrsbtcs pc, [ip], r2 @ │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ strbt sl, [r7], -r6, ror #28 │ │ │ │ andcs r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xf7644479 │ │ │ │ - andcs lr, r4, #106496 @ 0x1a000 │ │ │ │ + andcs lr, r4, #335872 @ 0x52000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf0032005 │ │ │ │ strb pc, [r6], #-2299 @ 0xfffff705 @ │ │ │ │ svceq 0x001df1bc │ │ │ │ andcs fp, r0, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xf893706a │ │ │ │ @ instruction: 0xf10e311f │ │ │ │ vrshr.u64 , , #61 │ │ │ │ - bcs 2813a0 <__read_chk@plt+0x21bfcc> │ │ │ │ + bcs 281330 <__read_chk@plt+0x21bf5c> │ │ │ │ bichi pc, r5, r0, lsl #4 │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ strdeq r0, [r7], -r6 │ │ │ │ tsteq r6, sl, lsl #2 │ │ │ │ rscseq r0, lr, r2, lsl #2 │ │ │ │ - bmi 1700aa0 <__read_chk@plt+0x169b6cc> │ │ │ │ + bmi 1700a30 <__read_chk@plt+0x169b65c> │ │ │ │ andpl pc, r2, fp, asr r8 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi 16a0d90 <__read_chk@plt+0x163b9bc> │ │ │ │ + blmi 16a0d20 <__read_chk@plt+0x163b94c> │ │ │ │ tstls r1, r1, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ cmpcs r0, #0, 6 │ │ │ │ @ instruction: 0xf7644619 │ │ │ │ - ldmdavs fp!, {sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8842000 │ │ │ │ @ instruction: 0xf5030047 │ │ │ │ strbmi r5, [sl], -r0, asr #6 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ cmncs r8, #14221312 @ 0xd90000 │ │ │ │ andpl lr, r1, sp, asr #19 │ │ │ │ movwls r4, #1600 @ 0x640 │ │ │ │ cmncs lr, #-1879048188 @ 0x90000004 │ │ │ │ @ instruction: 0xff90f7de │ │ │ │ - blcc 1aad20c <__read_chk@plt+0x1a47e38> │ │ │ │ + blcc 1aad19c <__read_chk@plt+0x1a47dc8> │ │ │ │ @ instruction: 0xf63f2b12 │ │ │ │ andge sl, r2, #10304 @ 0x2840 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ @ instruction: 0xfffffb39 │ │ │ │ @ instruction: 0xfffffb39 │ │ │ │ @@ -158953,48 +158925,48 @@ │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r2, ror r0 │ │ │ │ - ldrsbteq lr, [r1], -r8 │ │ │ │ - ldrhteq lr, [r1], -r8 │ │ │ │ + eorseq lr, r1, r8, asr #22 │ │ │ │ + eorseq lr, r1, r8, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r4, r6, r2, ror r7 │ │ │ │ + andseq r4, r6, r6, lsl #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r7, ror ip │ │ │ │ - andseq r3, r6, r0, ror #31 │ │ │ │ - eorseq lr, r1, r0, ror #18 │ │ │ │ - @ instruction: 0x001503d8 │ │ │ │ - andseq r0, r5, sl, ror #6 │ │ │ │ - @ instruction: 0x0014d4f0 │ │ │ │ - @ instruction: 0x001644b4 │ │ │ │ - andseq r4, r6, sl, lsl #9 │ │ │ │ - andseq r4, r6, r0, lsl r3 │ │ │ │ - @ instruction: 0x001642ba │ │ │ │ - andseq r3, r6, r6, ror #6 │ │ │ │ - andseq r4, r6, lr, lsl r2 │ │ │ │ - andseq r4, r6, r2, asr #4 │ │ │ │ - andseq r4, r6, r6, lsl r2 │ │ │ │ - andseq r3, r6, r8, lsl #4 │ │ │ │ - andseq r5, r5, r0, ror #19 │ │ │ │ - eoreq lr, r2, r8, lsl #16 │ │ │ │ - eoreq r0, sl, r8, lsl #26 │ │ │ │ - andseq r4, r6, r4, ror #1 │ │ │ │ - strhteq sp, [r1], -r2 │ │ │ │ - ldrheq r4, [r6], -lr │ │ │ │ - andseq r4, r6, sl, lsr #1 │ │ │ │ - andseq r6, r6, sl, lsl #31 │ │ │ │ - @ instruction: 0x001768f4 │ │ │ │ - andseq lr, r5, r6, lsl #24 │ │ │ │ - mulseq r5, r0, ip │ │ │ │ + @ instruction: 0x00163ef4 │ │ │ │ + ldrsbteq lr, [r1], -r0 │ │ │ │ + andseq r0, r5, ip, ror #5 │ │ │ │ + andseq r0, r5, lr, ror r2 │ │ │ │ + andseq sp, r4, r8, lsr r4 │ │ │ │ + andseq r4, r6, r8, asr #7 │ │ │ │ + mulseq r6, lr, r3 │ │ │ │ + andseq r4, r6, r4, lsr #4 │ │ │ │ + andseq r4, r6, lr, asr #3 │ │ │ │ + andseq r3, r6, sl, ror r2 │ │ │ │ + andseq r4, r6, r2, lsr r1 │ │ │ │ + andseq r4, r6, r6, asr r1 │ │ │ │ + andseq r4, r6, sl, lsr #2 │ │ │ │ + andseq r3, r6, ip, lsl r1 │ │ │ │ + @ instruction: 0x001558f4 │ │ │ │ + eoreq lr, r2, ip, lsl r7 │ │ │ │ + eoreq r0, sl, ip, lsl ip │ │ │ │ + @ instruction: 0x00163ff8 │ │ │ │ + eoreq sp, r1, r6, asr #7 │ │ │ │ + @ instruction: 0x00163fd2 │ │ │ │ + @ instruction: 0x00163fbe │ │ │ │ + mulseq r6, lr, lr │ │ │ │ + andseq r6, r7, r8, lsl #16 │ │ │ │ + andseq lr, r5, sl, lsl fp │ │ │ │ + andseq r5, r5, r4, lsr #23 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x00163ede │ │ │ │ - @ instruction: 0x00162ef0 │ │ │ │ + @ instruction: 0x00163df2 │ │ │ │ + andseq r2, r6, r4, lsl #28 │ │ │ │ @ instruction: 0xf04f6838 │ │ │ │ vst2.8 {d16-d17}, [pc], r0 │ │ │ │ stmdbge pc, {r4, r5, r9, ip, sp, lr} @ │ │ │ │ @ instruction: 0xf8c06886 │ │ │ │ @ instruction: 0xf8c08000 │ │ │ │ stmdavs r5, {r3, pc}^ │ │ │ │ stc2 7, cr15, [r4], #-916 @ 0xfffffc6c │ │ │ │ @@ -159014,15 +158986,15 @@ │ │ │ │ strt sl, [r8], #3023 @ 0xbcf │ │ │ │ stcleq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ ldmdavs fp!, {r0, r3, r6, r7, r8, r9, fp, sp, pc} │ │ │ │ strmi r4, [r6], -r5, lsl #12 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcs pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ - bllt fe7be890 <__read_chk@plt+0xfe7594bc> │ │ │ │ + bllt fe7be820 <__read_chk@plt+0xfe75944c> │ │ │ │ @ instruction: 0xf85b4a6b │ │ │ │ str r5, [pc, -r2] │ │ │ │ @ instruction: 0xf85b4a6a │ │ │ │ str r5, [fp, -r2] │ │ │ │ @ instruction: 0xf85b4a69 │ │ │ │ str r5, [r7, -r2] │ │ │ │ @ instruction: 0xf85b4a68 │ │ │ │ @@ -159031,146 +159003,146 @@ │ │ │ │ ldrbt r5, [pc], r2 │ │ │ │ @ instruction: 0xf85b4a66 │ │ │ │ ldrbt r5, [fp], r2 │ │ │ │ mvnscc pc, #-2147483645 @ 0x80000003 │ │ │ │ vqdmulh.s d2, d0, d6 │ │ │ │ ldm pc, {r2, r4, r5, r7, pc}^ @ │ │ │ │ eorcs pc, r8, #3 │ │ │ │ - beq 506148 <__read_chk@plt+0x4a0d74> │ │ │ │ - blmi 17c08ec <__read_chk@plt+0x175b518> │ │ │ │ + beq 5060d8 <__read_chk@plt+0x4a0d04> │ │ │ │ + blmi 17c087c <__read_chk@plt+0x175b4a8> │ │ │ │ ldrbtmi r4, [r9], #-2399 @ 0xfffff6a1 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 177a49c <__read_chk@plt+0x17150c8> │ │ │ │ + blmi 177a42c <__read_chk@plt+0x1715058> │ │ │ │ ldrbtmi r4, [r9], #-2397 @ 0xfffff6a3 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 16fa490 <__read_chk@plt+0x16950bc> │ │ │ │ + blmi 16fa420 <__read_chk@plt+0x169504c> │ │ │ │ ldrbtmi r4, [r9], #-2395 @ 0xfffff6a5 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 167a484 <__read_chk@plt+0x16150b0> │ │ │ │ + blmi 167a414 <__read_chk@plt+0x1615040> │ │ │ │ ldrbtmi r4, [r9], #-2393 @ 0xfffff6a7 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 15fa478 <__read_chk@plt+0x15950a4> │ │ │ │ + blmi 15fa408 <__read_chk@plt+0x1595034> │ │ │ │ ldrbtmi r4, [r9], #-2391 @ 0xfffff6a9 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 16ba46c <__read_chk@plt+0x1655098> │ │ │ │ + blmi 16ba3fc <__read_chk@plt+0x1655028> │ │ │ │ ldrbtmi r4, [r9], #-2390 @ 0xfffff6aa │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 133a460 <__read_chk@plt+0x12d508c> │ │ │ │ + blmi 133a3f0 <__read_chk@plt+0x12d501c> │ │ │ │ ldrbtmi r4, [r9], #-2388 @ 0xfffff6ac │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ - blmi 15fa454 <__read_chk@plt+0x1595080> │ │ │ │ + blmi 15fa3e4 <__read_chk@plt+0x1595010> │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ ldmdavs r8!, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ - blx ffa3cbfc <__read_chk@plt+0xff9d7828> │ │ │ │ + blx ffa3cb8c <__read_chk@plt+0xff9d77b8> │ │ │ │ @ instruction: 0xf844a90f │ │ │ │ @ instruction: 0xf44f0cb4 │ │ │ │ @ instruction: 0xf7e07080 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf854d04b │ │ │ │ @ instruction: 0xf0a70cb4 │ │ │ │ @ instruction: 0xf844fe53 │ │ │ │ stmdacs r0, {r2, r4, r5, r7, sl, fp} │ │ │ │ - blge fe97da64 <__read_chk@plt+0xfe918690> │ │ │ │ - bllt fe43e968 <__read_chk@plt+0xfe3d9594> │ │ │ │ + blge fe97d9f4 <__read_chk@plt+0xfe918620> │ │ │ │ + bllt fe43e8f8 <__read_chk@plt+0xfe3d9524> │ │ │ │ andcs r4, r5, #68, 18 @ 0x110000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - ldm sl, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r2, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ @ instruction: 0xff7cf002 │ │ │ │ - blt ff2fe984 <__read_chk@plt+0xff2995b0> │ │ │ │ + blt ff2fe914 <__read_chk@plt+0xff299540> │ │ │ │ andcs r4, r5, #1015808 @ 0xf8000 │ │ │ │ ldrbtmi r9, [r9], #-2057 @ 0xfffff7f7 │ │ │ │ - stm ip, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r4, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xff6ef002 │ │ │ │ - blt fef7e9a0 <__read_chk@plt+0xfef195cc> │ │ │ │ - ldc2 0, cr15, [r0], #996 @ 0x3e4 │ │ │ │ + blt fef7e930 <__read_chk@plt+0xfef1955c> │ │ │ │ + mrrc2 0, 15, pc, r8, cr9 @ │ │ │ │ stcleq 8, cr15, [r8], {68} @ 0x44 │ │ │ │ - stc2 0, cr15, [r8], {249} @ 0xf9 │ │ │ │ + ldc2 0, cr15, [r0], #-996 @ 0xfffffc1c │ │ │ │ stcleq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ - blmi d6cf34 <__read_chk@plt+0xd07b60> │ │ │ │ + blmi d6cec4 <__read_chk@plt+0xd07af0> │ │ │ │ eorcc r4, r0, r9, lsr r6 │ │ │ │ andvc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf10b22a4 │ │ │ │ - @ instruction: 0x4630f955 │ │ │ │ + @ instruction: 0x4630f8fd │ │ │ │ @ instruction: 0xf0a72500 │ │ │ │ @ instruction: 0x4606fb71 │ │ │ │ ldceq 8, cr15, [r4], #272 @ 0x110 │ │ │ │ - bllt 14fe9dc <__read_chk@plt+0x1499608> │ │ │ │ + bllt 14fe96c <__read_chk@plt+0x1499598> │ │ │ │ ldceq 8, cr15, [ip], {84} @ 0x54 │ │ │ │ - b 1bbe778 <__read_chk@plt+0x1b593a4> │ │ │ │ + b fe9be708 <__read_chk@plt+0xfe959334> │ │ │ │ @ instruction: 0xf7ff4607 │ │ │ │ stmdami r6!, {r1, r3, r5, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ ldcvs 8, cr15, [r4], #272 @ 0x110 │ │ │ │ @ instruction: 0xf07f4478 │ │ │ │ @ instruction: 0xf7fff859 │ │ │ │ stmdbmi r3!, {r2, r3, r7, r9, fp, ip, sp, pc} │ │ │ │ str r4, [r4, #-1145]! @ 0xfffffb87 │ │ │ │ @ instruction: 0xf8544605 │ │ │ │ stmdacs r0, {r2, r6, r7, sl, fp} │ │ │ │ ldmibge lr!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdami pc, {r5, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0xf07f4478 │ │ │ │ ldmdavs fp!, {r0, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ addsvs r6, lr, sp, lsl r0 │ │ │ │ - blt 1f7ea20 <__read_chk@plt+0x1f1964c> │ │ │ │ - svc 0x00caf763 │ │ │ │ + blt 1f7e9b0 <__read_chk@plt+0x1f195dc> │ │ │ │ + stmda r2, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-2330 @ 0xfffff6e6 │ │ │ │ - bmi 7ba354 <__read_chk@plt+0x754f80> │ │ │ │ + bmi 7ba2e4 <__read_chk@plt+0x754f10> │ │ │ │ andpl pc, r2, fp, asr r8 @ │ │ │ │ - blmi 73a340 <__read_chk@plt+0x6d4f6c> │ │ │ │ + blmi 73a2d0 <__read_chk@plt+0x6d4efc> │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ andpl pc, r3, fp, asr r8 @ │ │ │ │ svclt 0x0000e63f │ │ │ │ @ instruction: 0x000009bc │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ - andseq r3, r6, r2, ror #24 │ │ │ │ - andseq r3, r6, r6, asr ip │ │ │ │ - andseq r3, r6, sl, asr #24 │ │ │ │ - andseq r3, r6, lr, lsr ip │ │ │ │ - andseq r3, r6, r2, lsr ip │ │ │ │ + andseq r3, r6, r6, ror fp │ │ │ │ + andseq r3, r6, sl, ror #22 │ │ │ │ + andseq r3, r6, lr, asr fp │ │ │ │ + andseq r3, r6, r2, asr fp │ │ │ │ + andseq r3, r6, r6, asr #22 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - andseq r3, r6, r6, lsr #24 │ │ │ │ - andseq r3, r6, sl, lsl ip │ │ │ │ + andseq r3, r6, sl, lsr fp │ │ │ │ + andseq r3, r6, lr, lsr #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r3, r6, r6, asr sp │ │ │ │ - andseq r3, r6, r2, ror #25 │ │ │ │ - andseq ip, r4, r0, asr sl │ │ │ │ - andseq r2, r6, r4, asr ip │ │ │ │ - andseq ip, r4, r0, lsr sl │ │ │ │ - andseq r3, r6, r6, lsl fp │ │ │ │ + andseq r3, r6, sl, ror #24 │ │ │ │ + @ instruction: 0x00163bf6 │ │ │ │ + mulseq r4, r8, r9 │ │ │ │ + andseq r2, r6, r8, ror #22 │ │ │ │ + andseq ip, r4, r8, ror r9 │ │ │ │ + andseq r3, r6, sl, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ - andseq r3, r6, r6, lsl #22 │ │ │ │ + andseq r3, r6, sl, lsl sl │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec57ca8 <__read_chk@plt+0xfebf28d4> │ │ │ │ + bl fec57c38 <__read_chk@plt+0xfebf2864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 404a30 <__read_chk@plt+0x39f65c> │ │ │ │ - blmi 42ccc0 <__read_chk@plt+0x3c78ec> │ │ │ │ + bmi 4049c0 <__read_chk@plt+0x39f5ec> │ │ │ │ + blmi 42cc50 <__read_chk@plt+0x3c787c> │ │ │ │ ldrbtmi r2, [sl], #-1280 @ 0xfffffb00 │ │ │ │ addvs r6, r5, r6, lsl #17 │ │ │ │ stmdavs r7, {r2, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf07e601d │ │ │ │ strtmi pc, [fp], -r7, ror #26 │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ strls r4, [r0, #-1576] @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf954f7ff │ │ │ │ adcvs r6, r6, r7, lsr #32 │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ - eorseq sp, r1, lr, asr #27 │ │ │ │ + eorseq sp, r1, lr, lsr lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [r4], -r4, lsl #1 │ │ │ │ andcs r4, r0, #44, 16 @ 0x2c0000 │ │ │ │ @@ -159182,74 +159154,74 @@ │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ stmdbmi r8!, {r8} │ │ │ │ ldmdapl fp, {r1, r5, r7, sp, lr}^ │ │ │ │ andsvs r6, sl, fp, lsl r8 │ │ │ │ ldc2 0, cr15, [r8, #-504]! @ 0xfffffe08 │ │ │ │ eorsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ - blx febbeac8 <__read_chk@plt+0xfeb596f4> │ │ │ │ - blle e0ab38 <__read_chk@plt+0xda5764> │ │ │ │ + blx febbea58 <__read_chk@plt+0xfeb59684> │ │ │ │ + blle e0aac8 <__read_chk@plt+0xda56f4> │ │ │ │ ldrdhi pc, [r8], -sp │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0x4640d01d │ │ │ │ ldc2l 0, cr15, [lr, #-668] @ 0xfffffd64 │ │ │ │ andls r4, r2, r2, lsl #12 │ │ │ │ adcvs r2, r3, r0, lsl #6 │ │ │ │ @ instruction: 0x46194618 │ │ │ │ @ instruction: 0xf7ff9300 │ │ │ │ @ instruction: 0x4638f913 │ │ │ │ @ instruction: 0xf846f0a7 │ │ │ │ - blmi 6133c0 <__read_chk@plt+0x5adfec> │ │ │ │ + blmi 613350 <__read_chk@plt+0x5adf7c> │ │ │ │ eorvs r4, r6, sl, ror r4 │ │ │ │ ldmpl r3, {r0, r2, r5, r7, sp, lr}^ │ │ │ │ - blls 1dabd8 <__read_chk@plt+0x175804> │ │ │ │ + blls 1dab68 <__read_chk@plt+0x175794> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r9, r0, lsl #6 │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ ldrshtcs r8, [r8], #-16 │ │ │ │ - @ instruction: 0xf9d2f0e9 │ │ │ │ + @ instruction: 0xf97af0e9 │ │ │ │ rsbscs r4, r8, #68157440 @ 0x4100000 │ │ │ │ @ instruction: 0xf7639002 │ │ │ │ - @ instruction: 0xf8ddec56 │ │ │ │ + @ instruction: 0xf8ddec8e │ │ │ │ stmdami ip, {r3, pc} │ │ │ │ @ instruction: 0xf1024478 │ │ │ │ - bls 1bf9f0 <__read_chk@plt+0x15a61c> │ │ │ │ + bls 1bf820 <__read_chk@plt+0x15a44c> │ │ │ │ eoreq pc, r8, r8, asr #17 │ │ │ │ stmdami r9, {r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf07e4478 │ │ │ │ ldrb pc, [r9, r1, lsl #31] @ │ │ │ │ - svc 0x0006f763 │ │ │ │ - eorseq sp, r1, r0, lsl #27 │ │ │ │ + svc 0x003ef763 │ │ │ │ + ldrshteq sp, [r1], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r1, r6, ror sp │ │ │ │ + eorseq sp, r1, r6, ror #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sp, r1, r0, lsr #26 │ │ │ │ - @ instruction: 0x0014c8bc │ │ │ │ - andseq ip, r4, r0, lsr #17 │ │ │ │ + mlaseq r1, r0, sp, sp │ │ │ │ + andseq ip, r4, r4, lsl #16 │ │ │ │ + andseq ip, r4, r8, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec57dd4 <__read_chk@plt+0xfebf2a00> │ │ │ │ + bl fec57d64 <__read_chk@plt+0xfebf2990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 484bbc <__read_chk@plt+0x41f7e8> │ │ │ │ + blmi 484b4c <__read_chk@plt+0x41f778> │ │ │ │ ldrbtmi r4, [fp], #-2574 @ 0xfffff5f2 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addscc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdblt r8, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ stclt 6, cr4, [r8, #-96] @ 0xffffffa0 │ │ │ │ andcs r4, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0054f763 │ │ │ │ + svc 0x008cf763 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r5, r1, lsl r6 │ │ │ │ cdp2 0, 3, cr15, cr6, cr2, {0} │ │ │ │ strb r2, [lr, r1]! │ │ │ │ - eorseq sp, r1, r6, lsr #25 │ │ │ │ + eorseq sp, r1, r6, lsl sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r3, r6, lr, ror #21 │ │ │ │ + andseq r3, r6, r2, lsl #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ strmi r4, [lr], -r9, lsr #25 │ │ │ │ addlt r4, r9, r9, lsr #19 │ │ │ │ @ instruction: 0xf8df447c │ │ │ │ @@ -159258,187 +159230,187 @@ │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ ldrmi r5, [r5], -r1, ror #16 │ │ │ │ stmdavs r9, {r1, r2, r3, r4, r7, r9, lr} │ │ │ │ @ instruction: 0xf04f9107 │ │ │ │ tstle r7, r0, lsl #2 │ │ │ │ strtmi r4, [sl], -r3, asr #12 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ - blx 1bbeaae <__read_chk@plt+0x1b596da> │ │ │ │ + blx 1bbea3e <__read_chk@plt+0x1b5966a> │ │ │ │ stccs 6, cr4, [r1], {4} │ │ │ │ - bmi fe8b4e5c <__read_chk@plt+0xfe84fa88> │ │ │ │ + bmi fe8b4dec <__read_chk@plt+0xfe84fa18> │ │ │ │ ldrbtmi r4, [sl], #-2971 @ 0xfffff465 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ msrhi CPSR_fc, r0, asr #32 │ │ │ │ andlt r4, r9, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r6, r0, #1245184 @ 0x130000 │ │ │ │ ldmdbvs r8, {r0, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xffb4f78e │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ adchi pc, r4, r0, asr #32 │ │ │ │ ldmdbvs sl, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blmi fe520eec <__read_chk@plt+0xfe4bbb18> │ │ │ │ - beq 63d0b4 <__read_chk@plt+0x5d7ce0> │ │ │ │ + blmi fe520e7c <__read_chk@plt+0xfe4bbaa8> │ │ │ │ + beq 63d044 <__read_chk@plt+0x5d7c70> │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ tstlt fp, fp, lsl r8 │ │ │ │ - beq 83d0c0 <__read_chk@plt+0x7d7cec> │ │ │ │ + beq 83d050 <__read_chk@plt+0x7d7c7c> │ │ │ │ mvncs pc, #1610612746 @ 0x6000000a │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ stmib sp, {r1, r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ stmib sp, {r0, r1, r8, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf8da3305 │ │ │ │ cdpcs 0, 0, cr6, cr0, cr0, {0} │ │ │ │ adchi pc, ip, r0 │ │ │ │ @ instruction: 0xf7644630 │ │ │ │ - strdcc lr, [r1], -r2 │ │ │ │ - @ instruction: 0xf924f0e9 │ │ │ │ + andcc lr, r1, sl, lsr #18 │ │ │ │ + @ instruction: 0xf8ccf0e9 │ │ │ │ andls r4, r3, r3, lsl #12 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ stmdbls r3, {r1, r3, r4, ip, sp, lr} │ │ │ │ - blx 13d020 <__read_chk@plt+0xd7c4c> │ │ │ │ + blx 13cfb0 <__read_chk@plt+0xd7bdc> │ │ │ │ stmdavs sl!, {r1, r2, r3, r4, r5, r6, r8, r9, fp, lr} │ │ │ │ @ instruction: 0xf8599803 │ │ │ │ ldmdbvs r2, {r0, r1, ip, sp} │ │ │ │ addsmi r6, sl, #1769472 @ 0x1b0000 │ │ │ │ addhi pc, lr, r0 │ │ │ │ - bmi 1fd3af0 <__read_chk@plt+0x1f6e71c> │ │ │ │ + bmi 1fd3a80 <__read_chk@plt+0x1f6e6ac> │ │ │ │ @ instruction: 0xf859447a │ │ │ │ cdpge 0, 0, cr3, cr4, cr3, {0} │ │ │ │ @ instruction: 0xf7e34631 │ │ │ │ andls pc, r5, r7, asr #29 │ │ │ │ rsble r2, r5, r0, lsl #16 │ │ │ │ andcs r4, r5, #120832 @ 0x1d800 │ │ │ │ mrscs r9, (UNDEF: 3) │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ - blx feebd030 <__read_chk@plt+0xfee57c5c> │ │ │ │ + blx feebcfc0 <__read_chk@plt+0xfee57bec> │ │ │ │ @ instruction: 0xf0e8a805 │ │ │ │ - blls 240b40 <__read_chk@plt+0x1db76c> │ │ │ │ + blls 240970 <__read_chk@plt+0x1db59c> │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - @ instruction: 0xff7ef0e8 │ │ │ │ + @ instruction: 0xff26f0e8 │ │ │ │ tstlt r3, r6, lsl #22 │ │ │ │ @ instruction: 0xf0e8a806 │ │ │ │ - blls 200b2c <__read_chk@plt+0x19b758> │ │ │ │ + blls 20095c <__read_chk@plt+0x19b588> │ │ │ │ stmdage r3, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - @ instruction: 0xff74f0e8 │ │ │ │ + @ instruction: 0xff1cf0e8 │ │ │ │ subpl pc, r0, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0xf8922c01 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ strdle r3, [r2, r4] │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ ldmdbvs r8, {r0, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf8b6f049 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r5, fp, sp, lr}^ │ │ │ │ ldcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0xff5ef0e8 │ │ │ │ + @ instruction: 0xff06f0e8 │ │ │ │ ldrtmi r6, [r1], -lr, lsr #16 │ │ │ │ @ instruction: 0xf78b4638 │ │ │ │ stmdavs fp!, {r0, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r4, r5, r6, sp, lr} │ │ │ │ @ instruction: 0xff72f78e │ │ │ │ - blvs 189ae40 <__read_chk@plt+0x1835a6c> │ │ │ │ + blvs 189add0 <__read_chk@plt+0x18359fc> │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ @ instruction: 0xf507af68 │ │ │ │ ldmdbvs r2!, {r6, r8, r9, ip, lr} │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ msrvc CPSR_sc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldcne 1, cr11, [r0, #-140]! @ 0xffffff74 │ │ │ │ - @ instruction: 0xff40f0e8 │ │ │ │ - blvs 189ae68 <__read_chk@plt+0x1835a94> │ │ │ │ + cdp2 0, 14, cr15, cr8, cr8, {7} │ │ │ │ + blvs 189adf8 <__read_chk@plt+0x1835a24> │ │ │ │ @ instruction: 0x46384631 │ │ │ │ ldc2l 7, cr15, [r2, #556]! @ 0x22c │ │ │ │ @ instruction: 0xe7506070 │ │ │ │ mvncs pc, #1610612746 @ 0x6000000a │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ svcge 0x0042f47f │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r7, lsl #17 │ │ │ │ strb r2, [r0, -r0, lsl #8] │ │ │ │ @ instruction: 0xf8dd9b06 │ │ │ │ teqlt r3, r0, lsl r0 │ │ │ │ strbmi r9, [r1], -r3, lsl #16 │ │ │ │ - stmdb lr, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r6, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ strbmi sp, [r0], -pc, asr #32 │ │ │ │ @ instruction: 0xff36f0cb │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ tstlt r3, r4, lsl #12 │ │ │ │ @ instruction: 0xf0e84650 │ │ │ │ - @ instruction: 0xf8caff13 │ │ │ │ + @ instruction: 0xf8cafebb │ │ │ │ strcs r4, [r1], #-0 │ │ │ │ stmdacs r0, {r0, r2, fp, ip, pc} │ │ │ │ ldrb sp, [sp, -r9, lsl #1]! │ │ │ │ - bmi ed3afc <__read_chk@plt+0xe6e728> │ │ │ │ + bmi ed3a8c <__read_chk@plt+0xe6e6b8> │ │ │ │ @ instruction: 0xf859447a │ │ │ │ ldrb r3, [r0, -r3]! │ │ │ │ @ instruction: 0x8010f8d2 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf898d02f │ │ │ │ movtlt r3, #12288 @ 0x3000 │ │ │ │ andcs r4, r9, #802816 @ 0xc4000 │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ - stmdb r0, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r8!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ teqle r9, r0, lsl #16 │ │ │ │ @ instruction: 0xf7644640 │ │ │ │ - andcc lr, r1, r6, lsr r8 │ │ │ │ - @ instruction: 0xf868f0e9 │ │ │ │ + andcc lr, r1, lr, ror #16 │ │ │ │ + @ instruction: 0xf810f0e9 │ │ │ │ strmi r6, [r0], fp, lsr #16 │ │ │ │ ldmdbvs fp, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xb010f8d3 │ │ │ │ @ instruction: 0xf7644658 │ │ │ │ - @ instruction: 0xf10be82a │ │ │ │ + @ instruction: 0xf10be862 │ │ │ │ @ instruction: 0xf1a00109 │ │ │ │ strbmi r0, [r0], -sl, lsl #4 │ │ │ │ - ldmdb sl, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2, {r2, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf7646918 │ │ │ │ - blls 2baefc <__read_chk@plt+0x255b28> │ │ │ │ + blls 2baf6c <__read_chk@plt+0x255b98> │ │ │ │ @ instruction: 0xf8034403 │ │ │ │ cdpls 12, 0, cr6, cr6, cr10, {0} │ │ │ │ cdpmi 7, 1, cr14, cr14, cr2, {1} │ │ │ │ ldrbtmi r2, [lr], #-1 │ │ │ │ cdpmi 7, 1, cr14, cr13, cr2, {1} │ │ │ │ ldrbtmi r2, [lr], #-1 │ │ │ │ ldmdbmi ip, {r1, r2, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 0, cr15, cr2, cr3, {3} │ │ │ │ + cdp 7, 3, cr15, cr10, cr3, {3} │ │ │ │ movwcs r2, #4729 @ 0x1279 │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ @ instruction: 0xf7df4623 │ │ │ │ ldmdacs r9!, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8ddd0ae │ │ │ │ @ instruction: 0xe79e8010 │ │ │ │ @ instruction: 0xf1024640 │ │ │ │ - @ instruction: 0x4606f9ff │ │ │ │ - @ instruction: 0xf7639006 │ │ │ │ - strdcc lr, [r1], -r8 │ │ │ │ + strmi pc, [r6], -r7, lsr #19 │ │ │ │ + @ instruction: 0xf7649006 │ │ │ │ + andcc lr, r1, r0, lsr r8 │ │ │ │ @ instruction: 0xf763e704 │ │ │ │ - svclt 0x0000ed74 │ │ │ │ - eorseq sp, r1, ip, asr #24 │ │ │ │ + svclt 0x0000edac │ │ │ │ + ldrhteq sp, [r1], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r1, r2, asr #24 │ │ │ │ - eorseq sp, r1, r6, lsl ip │ │ │ │ + ldrhteq sp, [r1], -r2 │ │ │ │ + eorseq sp, r1, r6, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - andseq lr, r4, r8, lsl #18 │ │ │ │ - mlaeq sl, lr, pc, r8 @ │ │ │ │ + andseq lr, r4, r0, lsr #16 │ │ │ │ + eoreq r8, sl, r2, lsr #29 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ - andseq r3, r6, ip, asr sl │ │ │ │ - andseq r2, r5, lr, asr #16 │ │ │ │ - eoreq sl, sl, lr, lsr #21 │ │ │ │ - eoreq sl, sl, r6, lsr #21 │ │ │ │ - @ instruction: 0x001526be │ │ │ │ + andseq r3, r6, r0, ror r9 │ │ │ │ + andseq r2, r5, r2, ror #14 │ │ │ │ + strhteq sl, [sl], -r2 │ │ │ │ + eoreq sl, sl, sl, lsr #19 │ │ │ │ + @ instruction: 0x001525d2 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ strmi r4, [ip], -r5, asr #26 │ │ │ │ sbclt r4, r6, r5, asr #18 │ │ │ │ @ instruction: 0xf8df447d │ │ │ │ @@ -159449,39 +159421,39 @@ │ │ │ │ stmdavs r9, {r2, r4, r7, r9, lr} │ │ │ │ @ instruction: 0xf04f9145 │ │ │ │ tstle r4, r0, lsl #2 │ │ │ │ @ instruction: 0x462a463b │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf9f0f792 │ │ │ │ eorsle r2, pc, r1, lsl #16 │ │ │ │ - blmi f13848 <__read_chk@plt+0xeae474> │ │ │ │ + blmi f137d8 <__read_chk@plt+0xeae404> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 125afd0 <__read_chk@plt+0x11f5bfc> │ │ │ │ + blls 125af60 <__read_chk@plt+0x11f5b8c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r2, r0, lsl #6 │ │ │ │ pop {r1, r2, r6, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf78e6918 │ │ │ │ - bllt 1340878 <__read_chk@plt+0x12db4a4> │ │ │ │ + bllt 1340808 <__read_chk@plt+0x12db434> │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ vshr.s32 d12, d0, #28 │ │ │ │ @ instruction: 0xf03323e7 │ │ │ │ bicsle r0, fp, r2, lsl #6 │ │ │ │ vqdmulh.s d20, d0, d29 │ │ │ │ ldmvs r0!, {r0, r3, r5, r6, r7, r9, sp}^ │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf1bc6819 │ │ │ │ svclt 0x00180300 │ │ │ │ addsmi r2, r4, #67108864 @ 0x4000000 │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ andcs fp, r0, #150528 @ 0x24c00 │ │ │ │ vcgt.s8 d25, d0, d2 │ │ │ │ stmib sp, {r0, r8, r9, ip}^ │ │ │ │ - blge 20d7c0 <__read_chk@plt+0x1a83ec> │ │ │ │ + blge 20d750 <__read_chk@plt+0x1a837c> │ │ │ │ @ instruction: 0xf79b2205 │ │ │ │ @ instruction: 0xf506ff9b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8820320 │ │ │ │ stmdblt r8, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ ldr r2, [pc, r0]! │ │ │ │ @@ -159489,54 +159461,54 @@ │ │ │ │ ldmdbvs r8, {r0, r8, sp} │ │ │ │ @ instruction: 0xff7af048 │ │ │ │ andcs r6, r0, #2818048 @ 0x2b0000 │ │ │ │ ldmdbvs r9, {r4, r5, r9, sl, lr} │ │ │ │ cdp2 7, 8, cr15, cr2, cr14, {4} │ │ │ │ stmdavs r3!, {r2, r3, r5, fp, sp, lr}^ │ │ │ │ stcne 1, cr11, [r0, #-108]! @ 0xffffff94 │ │ │ │ - cdp2 0, 1, cr15, cr12, cr8, {7} │ │ │ │ + stc2l 0, cr15, [r4, #928] @ 0x3a0 │ │ │ │ strtmi r6, [r1], -ip, lsr #16 │ │ │ │ @ instruction: 0xf78b4630 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r5, r6, sp, lr} │ │ │ │ cdp2 7, 3, cr15, cr0, cr14, {4} │ │ │ │ str r2, [r1, r1]! │ │ │ │ andle r2, r7, r1, lsl #18 │ │ │ │ @ instruction: 0xf8dcb919 │ │ │ │ - blcs 10d074 <__read_chk@plt+0xa7ca0> │ │ │ │ + blcs 10d004 <__read_chk@plt+0xa7c30> │ │ │ │ @ instruction: 0xf8dcd1c5 │ │ │ │ bfi r3, r0, #0, #3 │ │ │ │ @ instruction: 0x301cf8dc │ │ │ │ @ instruction: 0xd1be2b00 │ │ │ │ @ instruction: 0xf763e7f7 │ │ │ │ - svclt 0x0000ecc2 │ │ │ │ - eorseq sp, r1, r8, asr r9 │ │ │ │ + svclt 0x0000ecfa │ │ │ │ + eorseq sp, r1, r8, asr #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r1, lr, asr #18 │ │ │ │ - eorseq sp, r1, r4, lsr #18 │ │ │ │ + ldrhteq sp, [r1], -lr │ │ │ │ + mlaseq r1, r4, r9, sp │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r6, r9, asr #26 │ │ │ │ ldrbtmi r4, [sp], #-3145 @ 0xfffff3b7 │ │ │ │ ldrdhi pc, [r4, -pc]! @ │ │ │ │ stmdbpl ip!, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ - strbcs pc, [pc, #576] @ 1012b4 <__read_chk@plt+0x9bee0> @ │ │ │ │ + strbcs pc, [pc, #576] @ 101244 <__read_chk@plt+0x9be70> @ │ │ │ │ stmdavs r4!, {r0, r3, r5, r7, r9, lr} │ │ │ │ @ instruction: 0xf04f9405 │ │ │ │ @ instruction: 0xf04f0400 │ │ │ │ stmib sp, {sl}^ │ │ │ │ strls r4, [r4], #-1026 @ 0xfffffbfe │ │ │ │ @ instruction: 0xf792d010 │ │ │ │ @ instruction: 0x4605f955 │ │ │ │ - blmi 1093994 <__read_chk@plt+0x102e5c0> │ │ │ │ + blmi 1093924 <__read_chk@plt+0x102e550> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 25b104 <__read_chk@plt+0x1f5d30> │ │ │ │ + blls 25b094 <__read_chk@plt+0x1f5cc0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle lr, r0, lsl #6 │ │ │ │ andlt r4, r6, r8, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0x46066813 │ │ │ │ ldrdls pc, [r4], -r0 │ │ │ │ @ instruction: 0x46214617 │ │ │ │ @@ -159547,59 +159519,59 @@ │ │ │ │ strb r4, [r1, r5, lsr #12]! │ │ │ │ adcsvs r4, r0, r2, lsr fp │ │ │ │ andcs r6, r4, r0, lsr r0 │ │ │ │ andmi pc, r3, r8, asr r8 @ │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ ldc2l 7, cr15, [r8], #616 @ 0x268 │ │ │ │ @ instruction: 0xf0c99004 │ │ │ │ - blls 24057c <__read_chk@plt+0x1db1a8> │ │ │ │ + blls 24050c <__read_chk@plt+0x1db138> │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8c6b973 │ │ │ │ @ instruction: 0xf8c69000 │ │ │ │ @ instruction: 0xf506a008 │ │ │ │ @ instruction: 0xf8c45340 │ │ │ │ @ instruction: 0xf8938000 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe7c120f4 │ │ │ │ @ instruction: 0xf0e82008 │ │ │ │ - strmi pc, [r1], fp, lsl #30 │ │ │ │ + @ instruction: 0x4681feb3 │ │ │ │ stmdals r4, {r0, r1, ip, pc} │ │ │ │ - @ instruction: 0xf8d4f102 │ │ │ │ + @ instruction: 0xf87cf102 │ │ │ │ @ instruction: 0xf8c99a03 │ │ │ │ - blge 181124 <__read_chk@plt+0x11bd50> │ │ │ │ + blge 1810b4 <__read_chk@plt+0x11bce0> │ │ │ │ @ instruction: 0x46304639 │ │ │ │ strls r6, [r0, #-85] @ 0xffffffab │ │ │ │ - blx 1b3ef6a <__read_chk@plt+0x1ad9b96> │ │ │ │ + blx 1b3eefa <__read_chk@plt+0x1ad9b26> │ │ │ │ tstlt r3, r3, lsl #22 │ │ │ │ @ instruction: 0xf0e8a803 │ │ │ │ - ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r1, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ mrscs r2, R9_usr │ │ │ │ @ instruction: 0xf0486918 │ │ │ │ ldmdavs fp!, {r0, r1, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf78e6919 │ │ │ │ stcls 13, cr15, [r2, #-844] @ 0xfffffcb4 │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4628b11b │ │ │ │ - stc2l 0, cr15, [ip, #-928]! @ 0xfffffc60 │ │ │ │ + ldc2 0, cr15, [r4, #-928] @ 0xfffffc60 │ │ │ │ ldmdavs r9!, {r1, r8, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf78b4630 │ │ │ │ eorvs pc, r8, pc, lsl ip @ │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r5, fp, sp, lr} │ │ │ │ stc2 7, cr15, [r0, #568] @ 0x238 │ │ │ │ tstlt r3, r4, lsl #22 │ │ │ │ @ instruction: 0xf0e8a804 │ │ │ │ - strcs pc, [r1, #-3421] @ 0xfffff2a3 │ │ │ │ + strcs pc, [r1, #-3333] @ 0xfffff2fb │ │ │ │ @ instruction: 0xf763e7b9 │ │ │ │ - svclt 0x0000ec1c │ │ │ │ - eorseq sp, r1, lr, lsl r8 │ │ │ │ + svclt 0x0000ec54 │ │ │ │ + eorseq sp, r1, lr, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r1, r8, lsl r8 │ │ │ │ - ldrshteq sp, [r1], -r0 │ │ │ │ + eorseq sp, r1, r8, lsl #17 │ │ │ │ + eorseq sp, r1, r0, ror #16 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r4, asr sp │ │ │ │ @ instruction: 0xf04f4c54 │ │ │ │ @@ -159624,19 +159596,19 @@ │ │ │ │ @ instruction: 0x46046813 │ │ │ │ @ instruction: 0x46414615 │ │ │ │ ldmdbvs r8, {r1, r6, r9, sl, lr} │ │ │ │ ldc2l 7, cr15, [r8], #568 @ 0x238 │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ stmdavs sl!, {r0, r1, r2, r3, r4, r6, r8, ip, lr, pc} │ │ │ │ stmdacs r0, {r4, r8, fp, sp, lr} │ │ │ │ - bmi 10755a0 <__read_chk@plt+0x10101cc> │ │ │ │ - bleq 63d620 <__read_chk@plt+0x5d824c> │ │ │ │ + bmi 1075530 <__read_chk@plt+0x101015c> │ │ │ │ + bleq 63d5b0 <__read_chk@plt+0x5d81dc> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ tstlt sl, r2, lsl r8 │ │ │ │ - bleq 83d62c <__read_chk@plt+0x7d8258> │ │ │ │ + bleq 83d5bc <__read_chk@plt+0x7d81e8> │ │ │ │ @ instruction: 0xf5044a39 │ │ │ │ tstcs r0, r0, asr #16 │ │ │ │ eorvs r6, r1, r1, lsr #1 │ │ │ │ andcc pc, r2, r9, asr r8 @ │ │ │ │ ldrbcs pc, [r4, #2264] @ 0x8d8 @ │ │ │ │ vcgt.s8 d9, d2, d1 │ │ │ │ @ instruction: 0xf8d3710c │ │ │ │ @@ -159647,118 +159619,118 @@ │ │ │ │ andcs fp, r4, r8, lsl #30 │ │ │ │ @ instruction: 0xf502d005 │ │ │ │ addsmi r6, r0, #220, 4 @ 0xc000000d │ │ │ │ andcs fp, r4, ip, lsl #30 │ │ │ │ @ instruction: 0xf7bf2001 │ │ │ │ ldrdls pc, [r2], -r1 │ │ │ │ mrrc2 0, 12, pc, lr, cr9 @ │ │ │ │ - bcs 127a80 <__read_chk@plt+0xc26ac> │ │ │ │ + bcs 127a10 <__read_chk@plt+0xc263c> │ │ │ │ ldmdavc r1, {r2, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf8dbb359 │ │ │ │ tstlt fp, r0 │ │ │ │ @ instruction: 0xf0e84658 │ │ │ │ - bls 1c05e8 <__read_chk@plt+0x15b214> │ │ │ │ + bls 1c0418 <__read_chk@plt+0x15b044> │ │ │ │ strcs r6, [r0, -lr, lsr #16] │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ ldrtmi r2, [sl], -r1, lsl #2 │ │ │ │ ldmdbvs r0!, {r1, r8, r9, sl, ip, pc} │ │ │ │ cdp2 0, 1, cr15, cr14, cr8, {2} │ │ │ │ ldrtmi r6, [sl], -fp, lsr #16 │ │ │ │ ldmdbvs r9, {r5, r9, sl, lr} │ │ │ │ stc2 7, cr15, [r6, #-568]! @ 0xfffffdc8 │ │ │ │ tstlt r3, r3, ror r8 │ │ │ │ @ instruction: 0xf0e81d30 │ │ │ │ - stmdavs r9!, {r0, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r9!, {r0, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf78b4620 │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f6070 │ │ │ │ ldmdbvs r8, {r0, r9, fp} │ │ │ │ ldc2l 7, cr15, [r4], {142} @ 0x8e │ │ │ │ stmdblt r3!, {r1, r8, r9, fp, ip, pc} │ │ │ │ strbmi lr, [r2], r6 │ │ │ │ eorvs lr, r7, r3, lsl #15 │ │ │ │ stmdage r2, {r1, r2, r5, r7, sp, lr} │ │ │ │ - stc2 0, cr15, [ip], #928 @ 0x3a0 │ │ │ │ + mrrc2 0, 14, pc, r4, cr8 @ │ │ │ │ @ instruction: 0xf8989b01 │ │ │ │ @ instruction: 0xf8c320f4 │ │ │ │ @ instruction: 0xf0429000 │ │ │ │ @ instruction: 0xf8880220 │ │ │ │ @ instruction: 0xe77420f4 │ │ │ │ adcvs r6, r6, r7, lsr #32 │ │ │ │ @ instruction: 0xf763e7f2 │ │ │ │ - svclt 0x0000eb60 │ │ │ │ - eorseq sp, r1, lr, asr #13 │ │ │ │ + svclt 0x0000eb98 │ │ │ │ + eorseq sp, r1, lr, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r1, r2, asr #13 │ │ │ │ - eorseq sp, r1, r2, lsr #13 │ │ │ │ + eorseq sp, r1, r2, lsr r7 │ │ │ │ + eorseq sp, r1, r2, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec58520 <__read_chk@plt+0xfebf314c> │ │ │ │ + bl fec584b0 <__read_chk@plt+0xfebf30dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 8852c8 <__read_chk@plt+0x81fef4> │ │ │ │ + blmi 885258 <__read_chk@plt+0x81fe84> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xf047701a │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4607d031 │ │ │ │ smlabblt r8, r0, r8, r6 │ │ │ │ - bllt 1ddf34c <__read_chk@plt+0x1d79f78> │ │ │ │ + bllt 1ddf2dc <__read_chk@plt+0x1d79f08> │ │ │ │ cmplt r3, #3866624 @ 0x3b0000 │ │ │ │ movtlt r7, #18460 @ 0x481c │ │ │ │ strcs r4, [r0, #-3606] @ 0xfffff1ea │ │ │ │ mcrcc 4, 0, r4, cr1, cr14, {3} │ │ │ │ - ldc 7, cr15, [r2], {99} @ 0x63 │ │ │ │ + stcl 7, cr15, [sl], {99} @ 0x63 │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldreq r3, [fp, #20] │ │ │ │ @ instruction: 0xf763d504 │ │ │ │ - stmdavs r3, {r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ eormi pc, r4, r3, lsl r8 @ │ │ │ │ movwcs r3, #1281 @ 0x501 │ │ │ │ @ instruction: 0xf8062d63 │ │ │ │ andle r4, lr, r1, lsl #30 │ │ │ │ ldclpl 8, cr6, [r4, #-232] @ 0xffffff18 │ │ │ │ - blcs 12d8ec <__read_chk@plt+0xc8518> │ │ │ │ + blcs 12d87c <__read_chk@plt+0xc84a8> │ │ │ │ stccs 1, cr13, [sp], #-928 @ 0xfffffc60 │ │ │ │ streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ strtcs fp, [r0], #-3844 @ 0xfffff0fc │ │ │ │ @ instruction: 0xf8062301 │ │ │ │ stclcs 15, cr4, [r3, #-4]! │ │ │ │ - blmi 275b54 <__read_chk@plt+0x210780> │ │ │ │ + blmi 275ae4 <__read_chk@plt+0x210710> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ stmdami r4, {r1, r3, r4, r6, r8, sl, ip, lr} │ │ │ │ ldcllt 4, cr4, [r8, #480]! @ 0x1e0 │ │ │ │ - mlaseq r7, r2, r8, ip │ │ │ │ - eorseq ip, r7, r0, ror r8 │ │ │ │ - eorseq ip, r7, r6, lsr #16 │ │ │ │ - eorseq ip, r7, r0, lsr #16 │ │ │ │ + eorseq ip, r7, r2, lsl #18 │ │ │ │ + eorseq ip, r7, r0, ror #17 │ │ │ │ + mlaseq r7, r6, r8, ip │ │ │ │ + mlaseq r7, r0, r8, ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldcleq 8, cr15, [r8], {76} @ 0x4c │ │ │ │ stcpl 5, cr15, [r5, #692] @ 0x2b4 │ │ │ │ - blcs fee3f748 <__read_chk@plt+0xfedda374> │ │ │ │ + blcs fee3f6d8 <__read_chk@plt+0xfedda304> │ │ │ │ strmi fp, [fp], -r5, lsl #1 │ │ │ │ @ instruction: 0x461f447a │ │ │ │ @ instruction: 0xf8df4616 │ │ │ │ andsls r1, sl, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xf8dfad2c │ │ │ │ @ instruction: 0xf50d2ba8 │ │ │ │ tstls r8, #34048 @ 0x8500 │ │ │ │ @ instruction: 0xf8df4604 │ │ │ │ ldrbtmi r3, [sl], #-2976 @ 0xfffff460 │ │ │ │ stceq 1, cr15, [ip], {12} │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ - blpl 113e80c <__read_chk@plt+0x10d9438> │ │ │ │ + blpl 113e79c <__read_chk@plt+0x10d93c8> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ andcc pc, r0, ip, asr #17 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8452300 │ │ │ │ @ instruction: 0xf0e13c2c │ │ │ │ - @ instruction: 0xf8dffdbf │ │ │ │ + @ instruction: 0xf8dffd67 │ │ │ │ @ instruction: 0xf8563b7c │ │ │ │ @ instruction: 0xf8dfa003 │ │ │ │ @ instruction: 0xf8563b78 │ │ │ │ @ instruction: 0xf8da9003 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vaddw.u8 q9, q1, d28 │ │ │ │ @@ -159769,42 +159741,42 @@ │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ @ instruction: 0xf8df8231 │ │ │ │ ldmpl r3!, {r4, r6, r8, r9, fp, ip, sp}^ │ │ │ │ andsvs r9, pc, sp, lsl #6 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @ instruction: 0xf8db8237 │ │ │ │ tstls sp, #184, 4 @ 0x8000000b │ │ │ │ - blcs 1280d4 <__read_chk@plt+0xc2d00> │ │ │ │ + blcs 128064 <__read_chk@plt+0xc2c90> │ │ │ │ eorshi pc, r0, #0 │ │ │ │ @ instruction: 0xf0037e1b │ │ │ │ andls r0, r6, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf100075f │ │ │ │ movwcs r8, #1406 @ 0x57e │ │ │ │ @ instruction: 0xf07e6023 │ │ │ │ @ instruction: 0xf89bf88f │ │ │ │ smmlsreq lr, r5, r0, r3 │ │ │ │ - ldrbhi pc, [pc, #-256] @ 101384 <__read_chk@plt+0x9bfb0> @ │ │ │ │ - blcc 63f804 <__read_chk@plt+0x5da430> │ │ │ │ + ldrbhi pc, [pc, #-256] @ 101314 <__read_chk@plt+0x9bf40> @ │ │ │ │ + blcc 63f794 <__read_chk@plt+0x5da3c0> │ │ │ │ ldrbmi r2, [lr], -r0, lsl #14 │ │ │ │ @ instruction: 0xb018f8dd │ │ │ │ tstls fp, #2063597568 @ 0x7b000000 │ │ │ │ - blcc 33f814 <__read_chk@plt+0x2da440> │ │ │ │ + blcc 33f7a4 <__read_chk@plt+0x2da3d0> │ │ │ │ stmib sp, {r3, r5, r7, r9, sl, lr}^ │ │ │ │ ssatmi sl, #26, lr, lsl #18 │ │ │ │ movwls r4, #62587 @ 0xf47b │ │ │ │ - bcc 3f824 │ │ │ │ + bcc 3f7b4 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ stccc 6, cr15, [r3], #288 @ 0x120 │ │ │ │ stccs 6, cr15, [lr], #-812 @ 0xfffffcd4 │ │ │ │ smlsdxls sl, fp, r4, r4 │ │ │ │ - blge a26100 <__read_chk@plt+0x9c0d2c> │ │ │ │ + blge a26090 <__read_chk@plt+0x9c0cbc> │ │ │ │ ldrvc lr, [r2, -sp, asr #19] │ │ │ │ - blge a66114 <__read_chk@plt+0xa00d40> │ │ │ │ + blge a660a4 <__read_chk@plt+0xa00cd0> │ │ │ │ ldccs 8, cr15, [r0], #-276 @ 0xfffffeec │ │ │ │ - blge 926120 <__read_chk@plt+0x8c0d4c> │ │ │ │ + blge 9260b0 <__read_chk@plt+0x8c0cdc> │ │ │ │ tstls ip, #83886080 @ 0x5000000 │ │ │ │ eorgt pc, r4, sp, asr #17 │ │ │ │ ldrbmi pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ @ instruction: 0xf8482300 │ │ │ │ stmdavs r3!, {r2, r3, r5, sl, fp, ip, sp} │ │ │ │ strls fp, [r6], -fp, asr #3 │ │ │ │ stcls 6, cr4, [sl, #-152] @ 0xffffff68 │ │ │ │ @@ -159813,23 +159785,23 @@ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ @ instruction: 0xf97ef789 │ │ │ │ ldmdavs r0!, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xff0cf7ff │ │ │ │ stc2 0, cr15, [r4, #892]! @ 0x37c │ │ │ │ svclt 0x00b84285 │ │ │ │ @ instruction: 0xf8564605 │ │ │ │ - blcs 1111c0 <__read_chk@plt+0xabdec> │ │ │ │ + blcs 111150 <__read_chk@plt+0xabd7c> │ │ │ │ cdpls 1, 0, cr13, cr6, cr13, {7} │ │ │ │ ldmdbls fp, {r1, r3, r8, sl, ip, pc} │ │ │ │ @ instruction: 0xf0e12009 │ │ │ │ - @ instruction: 0xf8d6fd39 │ │ │ │ + @ instruction: 0xf8d6fce1 │ │ │ │ ldmdavs sl, {r2, r4, r6, r7, r8, sl, ip, sp} │ │ │ │ - bcs 125d48 <__read_chk@plt+0xc0974> │ │ │ │ + bcs 125cd8 <__read_chk@plt+0xc0904> │ │ │ │ tstphi pc, r0 @ p-variant is OBSOLETE │ │ │ │ - blls 392f98 <__read_chk@plt+0x32dbc4> │ │ │ │ + blls 392f28 <__read_chk@plt+0x32db54> │ │ │ │ subslt pc, ip, sp, asr #17 │ │ │ │ movwcc r4, #13908 @ 0x3654 │ │ │ │ ldrdlt pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ ldrtmi r4, [r9], sl, asr #13 │ │ │ │ movwls fp, #49691 @ 0xc21b │ │ │ │ movwls r2, #33536 @ 0x8300 │ │ │ │ teqlt fp, r7, lsl #22 │ │ │ │ @@ -159840,36 +159812,36 @@ │ │ │ │ strtmi r9, [r1], -r7, lsl #20 │ │ │ │ @ instruction: 0xf7899805 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ rscshi pc, r6, r0, asr #32 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x81bbf040 │ │ │ │ movwls sl, #27425 @ 0x6b21 │ │ │ │ - blls 45fa04 <__read_chk@plt+0x3fa630> │ │ │ │ + blls 45f994 <__read_chk@plt+0x3fa5c0> │ │ │ │ ldmdavs fp, {r0, r2, r4, r7, r9, sl} │ │ │ │ @ instruction: 0x81a9f140 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbvs r3!, {r0, r1, r5, r6, r7, r8, pc}^ │ │ │ │ stmdals r6, {r1, r4, r8, r9, ip, pc} │ │ │ │ stc2l 7, cr15, [ip], #560 @ 0x230 │ │ │ │ @ instruction: 0xf8589a08 │ │ │ │ ldrmi r5, [r3], -ip, lsr #24 │ │ │ │ - bcs 1199b0 <__read_chk@plt+0xb45dc> │ │ │ │ + bcs 119940 <__read_chk@plt+0xb456c> │ │ │ │ strtmi fp, [fp], -r8, lsl #30 │ │ │ │ - blls 4261c8 <__read_chk@plt+0x3c0df4> │ │ │ │ + blls 426158 <__read_chk@plt+0x3c0d84> │ │ │ │ stmdbvc r3!, {r0, r1, r3, r5, r6, r8, pc} │ │ │ │ @ instruction: 0xf1400698 │ │ │ │ @ instruction: 0xf8df8197 │ │ │ │ @ instruction: 0xf85b39f4 │ │ │ │ @ instruction: 0xf8d63003 │ │ │ │ ldrdcs r0, [r0, -r4] │ │ │ │ - bne 919d70 <__read_chk@plt+0x8b499c> │ │ │ │ + bne 919d00 <__read_chk@plt+0x8b492c> │ │ │ │ addne r9, r0, r9, lsl #22 │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ - blx fe63d70a <__read_chk@plt+0xfe5d8336> │ │ │ │ + blx fe63d69a <__read_chk@plt+0xfe5d82c6> │ │ │ │ ldmibcc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ stmdavs r0!, {r3, r5, r9, sp, lr} │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ ldrmi r9, [sl], -lr, lsl #6 │ │ │ │ stccc 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf7ff619a │ │ │ │ @ instruction: 0xf1a8fe97 │ │ │ │ @@ -159878,15 +159850,15 @@ │ │ │ │ andls r0, r0, r1, lsl #2 │ │ │ │ strtmi r9, [r8], -fp, lsl #6 │ │ │ │ @ instruction: 0xf0df9b0a │ │ │ │ strtmi pc, [r8], -r9, lsr #30 │ │ │ │ stcvc 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf8882500 │ │ │ │ @ instruction: 0xf1015ff8 │ │ │ │ - @ instruction: 0xf858fe59 │ │ │ │ + @ instruction: 0xf858fe01 │ │ │ │ @ instruction: 0xf8d6ac2c │ │ │ │ ldrsbtvs r3, [r8], -r4 │ │ │ │ ldrdcs pc, [r8], -sl @ │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf8ca429c │ │ │ │ vst4.8 {d26-d29}, [r2 :128], ip │ │ │ │ @ instruction: 0xf8ca7100 │ │ │ │ @@ -159920,20 +159892,20 @@ │ │ │ │ @ instruction: 0xf1400689 │ │ │ │ @ instruction: 0xf5028273 │ │ │ │ smlabbcc r4, r8, r1, r5 │ │ │ │ @ instruction: 0xf000428c │ │ │ │ @ instruction: 0xf5028422 │ │ │ │ andscc r5, r4, #536870920 @ 0x20000008 │ │ │ │ @ instruction: 0xf0004294 │ │ │ │ - blls 5a27a0 <__read_chk@plt+0x53d3cc> │ │ │ │ + blls 5a2730 <__read_chk@plt+0x53d35c> │ │ │ │ ldrtmi r2, [sp], -r0, lsl #14 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 5a27d4 <__read_chk@plt+0x53d400> │ │ │ │ - bcs 11b734 <__read_chk@plt+0xb6360> │ │ │ │ - bls 4b57d8 <__read_chk@plt+0x450404> │ │ │ │ + blls 5a2764 <__read_chk@plt+0x53d390> │ │ │ │ + bcs 11b6c4 <__read_chk@plt+0xb62f0> │ │ │ │ + bls 4b5768 <__read_chk@plt+0x450394> │ │ │ │ svclt 0x00182d00 │ │ │ │ andls r4, fp, #44040192 @ 0x2a00000 │ │ │ │ stmiacs ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andpl pc, r2, fp, asr r8 @ │ │ │ │ eorslt pc, r8, sp, asr #17 │ │ │ │ svccs 0x000046b3 │ │ │ │ shadd16mi fp, sp, r8 │ │ │ │ @@ -159946,36 +159918,36 @@ │ │ │ │ stmib r9, {r0, r2, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf10a4a04 │ │ │ │ @ instruction: 0xf8a90a01 │ │ │ │ @ instruction: 0xf78b300a │ │ │ │ @ instruction: 0xf8c9f949 │ │ │ │ @ instruction: 0xf8db0004 │ │ │ │ ldrdcs r0, [r0, -r4] │ │ │ │ - bne 928348 <__read_chk@plt+0x8c2f74> │ │ │ │ + bne 9282d8 <__read_chk@plt+0x8c2f04> │ │ │ │ stcls 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf8c91080 │ │ │ │ - blx 1d97a2 <__read_chk@plt+0x1743ce> │ │ │ │ + blx 1d9732 <__read_chk@plt+0x17435e> │ │ │ │ @ instruction: 0xf04ef000 │ │ │ │ @ instruction: 0xf858fae1 │ │ │ │ - blls 3cc7ec <__read_chk@plt+0x367418> │ │ │ │ + blls 3cc77c <__read_chk@plt+0x3673a8> │ │ │ │ eoreq pc, r0, r9, asr #17 │ │ │ │ sbcsvs r6, r5, #-1073741788 @ 0xc0000024 │ │ │ │ eorcs pc, sl, r7, asr r8 @ │ │ │ │ bicsle r2, r4, r0, lsl #20 │ │ │ │ @ instruction: 0xf8dd465e │ │ │ │ @ instruction: 0x46aab038 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ svccs 0x002cf854 │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ @ instruction: 0xf8ddaef3 │ │ │ │ @ instruction: 0x464fb05c │ │ │ │ @ instruction: 0xf8df46d1 │ │ │ │ andcs r1, r9, r4, asr #16 │ │ │ │ @ instruction: 0xf0e14479 │ │ │ │ - blls 3007ac <__read_chk@plt+0x29b3d8> │ │ │ │ + blls 3005dc <__read_chk@plt+0x29b208> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbls r7, {r2, r3, r8, r9, pc} │ │ │ │ @ instruction: 0xf7919805 │ │ │ │ @ instruction: 0xf858fec5 │ │ │ │ @ instruction: 0xf8481c30 │ │ │ │ stmdbcs r0, {r3, r5, sl, fp} │ │ │ │ bicshi pc, r9, r0, asr #5 │ │ │ │ @@ -159983,23 +159955,23 @@ │ │ │ │ @ instruction: 0x4604fd19 │ │ │ │ andcs r9, r0, r5, lsl fp │ │ │ │ ldclt 8, cr15, [r0], {72} @ 0x48 │ │ │ │ stmib r3, {r3, r4, r8, sp, lr}^ │ │ │ │ addsvs r0, r8, r0 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ ldccc 8, cr15, [r0], #-288 @ 0xfffffee0 │ │ │ │ - blcs 128418 <__read_chk@plt+0xc3044> │ │ │ │ + blcs 1283a8 <__read_chk@plt+0xc2fd4> │ │ │ │ @ instruction: 0x81b6f000 │ │ │ │ ubfxne pc, pc, #17, #21 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmdb r2!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib sl!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df4605 │ │ │ │ andcs r1, r5, #236, 14 @ 0x3b00000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmdb sl!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r2!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4622991c │ │ │ │ mrsls r9, (UNDEF: 2) │ │ │ │ ldmdbls r5, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ stmdals r5, {sl, sp} │ │ │ │ @ instruction: 0xf78c9401 │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ bichi pc, r3, r0 │ │ │ │ @@ -160007,37 +159979,37 @@ │ │ │ │ teqlt r8, r1 @ │ │ │ │ sbfxcc pc, pc, #17, #29 │ │ │ │ tstcs r7, sl, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf838f002 │ │ │ │ ldccc 8, cr15, [r0], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf6bf2b00 │ │ │ │ - blls 46d194 <__read_chk@plt+0x407dc0> │ │ │ │ + blls 46d124 <__read_chk@plt+0x407d50> │ │ │ │ stcls 6, cr4, [r5], {69} @ 0x45 │ │ │ │ ldrsbtge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ @ instruction: 0xf8d6907c │ │ │ │ - bcs 10ef7c <__read_chk@plt+0xa9ba8> │ │ │ │ + bcs 10ef0c <__read_chk@plt+0xa9b38> │ │ │ │ cmnphi fp, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ strne pc, [ip], #2259 @ 0x8d3 │ │ │ │ stccc 8, cr15, [r8], #-340 @ 0xfffffeac │ │ │ │ stmdacs r0, {r3, r4, r7, r9, sl, fp, sp, lr} │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf763d013 │ │ │ │ - orrlt lr, r0, r8, ror #23 │ │ │ │ + orrlt lr, r0, r0, lsr #24 │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ ldrdcc pc, [r0], #130 @ 0x82 │ │ │ │ @ instruction: 0xf893b11b │ │ │ │ @ instruction: 0x079b303c │ │ │ │ @ instruction: 0xf8d2d407 │ │ │ │ strhcs r0, [r0, -ip] │ │ │ │ - blx ebda28 <__read_chk@plt+0xe58654> │ │ │ │ + blx ebd9b8 <__read_chk@plt+0xe585e4> │ │ │ │ @ instruction: 0xf0c02001 │ │ │ │ - blls 63fdf0 <__read_chk@plt+0x5daa1c> │ │ │ │ - bls 2d30f0 <__read_chk@plt+0x26dd1c> │ │ │ │ + blls 63fd80 <__read_chk@plt+0x5da9ac> │ │ │ │ + bls 2d3080 <__read_chk@plt+0x26dcac> │ │ │ │ smlatbeq r8, r3, r1, pc @ │ │ │ │ @ instruction: 0xf8c92300 │ │ │ │ @ instruction: 0xf7913000 │ │ │ │ @ instruction: 0xf8dffee9 │ │ │ │ @ instruction: 0xf50d2740 │ │ │ │ @ instruction: 0xf8df5185 │ │ │ │ tstcc ip, r4, lsl #14 │ │ │ │ @@ -160048,60 +160020,60 @@ │ │ │ │ @ instruction: 0xf50d836f │ │ │ │ andlt r5, r5, r5, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ usatne pc, #12, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8d3981a │ │ │ │ stmdapl r1, {r2, r6, r7, r9, ip, sp}^ │ │ │ │ andvs r9, fp, sp, lsl #2 │ │ │ │ - blcs 12fd44 <__read_chk@plt+0xca970> │ │ │ │ + blcs 12fcd4 <__read_chk@plt+0xca900> │ │ │ │ stclge 4, cr15, [fp, #252] @ 0xfc │ │ │ │ andle r2, r4, r1, lsl #22 │ │ │ │ tstls sp, #0, 6 │ │ │ │ movwls r2, #25345 @ 0x6301 │ │ │ │ @ instruction: 0xf8dbe5d1 │ │ │ │ tstls sp, #188, 4 @ 0xc000000b │ │ │ │ - blcs 13afe0 <__read_chk@plt+0xd5c0c> │ │ │ │ + blcs 13af70 <__read_chk@plt+0xd5b9c> │ │ │ │ stmdbvs r3!, {r0, r2, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xe6569313 │ │ │ │ usatcc pc, #0, pc, asr #17 @ │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ - blls 63b288 <__read_chk@plt+0x5d5eb4> │ │ │ │ + blls 63b218 <__read_chk@plt+0x5d5e44> │ │ │ │ movwls r3, #27404 @ 0x6b0c │ │ │ │ @ instruction: 0x461f4618 │ │ │ │ - blx fbf72a <__read_chk@plt+0xf5a356> │ │ │ │ + blx fbf6ba <__read_chk@plt+0xf5a2e6> │ │ │ │ stccs 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ - bvs fe5d31e0 <__read_chk@plt+0xfe56de0c> │ │ │ │ + bvs fe5d3170 <__read_chk@plt+0xfe56dd9c> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf78c6293 │ │ │ │ @ instruction: 0xf858fb31 │ │ │ │ movwcs r5, #3116 @ 0xc2c │ │ │ │ @ instruction: 0xf8df6103 │ │ │ │ eorvs r0, fp, #180, 12 @ 0xb400000 │ │ │ │ ldrbtmi r6, [r8], #-2731 @ 0xfffff555 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ movwcs r6, #8875 @ 0x22ab │ │ │ │ @ instruction: 0xf101816b │ │ │ │ - rsbvs pc, r8, sp, asr #25 │ │ │ │ + rsbvs pc, r8, r5, ror ip @ │ │ │ │ @ instruction: 0xf78c4638 │ │ │ │ @ instruction: 0xf858fb1d │ │ │ │ - bvs fe5cc9e8 <__read_chk@plt+0xfe567614> │ │ │ │ + bvs fe5cc978 <__read_chk@plt+0xfe5675a4> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xe61b6293 │ │ │ │ strtmi r9, [fp], -r6, lsl #18 │ │ │ │ strtmi r9, [r2], -r5, lsl #16 │ │ │ │ @ instruction: 0xf78c46a9 │ │ │ │ smuadx r3, r1, fp │ │ │ │ tstls r2, #3719168 @ 0x38c000 │ │ │ │ stmibvs r3!, {r0, r1, r3, r4, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe6189313 │ │ │ │ andcs r9, r1, #327680 @ 0x50000 │ │ │ │ @ instruction: 0xf7884621 │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf854d0bf │ │ │ │ - blcs 111620 <__read_chk@plt+0xac24c> │ │ │ │ + blcs 1115b0 <__read_chk@plt+0xac1dc> │ │ │ │ rschi pc, r2, #0 │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ @ instruction: 0xf8dfe5ea │ │ │ │ @ instruction: 0xf8583650 │ │ │ │ @ instruction: 0xf85b5c2c │ │ │ │ mvnvs r3, r3 │ │ │ │ @ instruction: 0x3644f8df │ │ │ │ @@ -160121,118 +160093,118 @@ │ │ │ │ tstvs r5, r8, lsl r6 │ │ │ │ stmib r3, {r4, r8, r9, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf8c37507 │ │ │ │ @ instruction: 0xf85ba02c │ │ │ │ orrsvs r2, sl, r2 │ │ │ │ @ instruction: 0xf789920e │ │ │ │ @ instruction: 0xf858fec5 │ │ │ │ - bvs fefe0a90 <__read_chk@plt+0xfef7b6bc> │ │ │ │ + bvs fefe0a20 <__read_chk@plt+0xfef7b64c> │ │ │ │ @ instruction: 0xf8df8178 │ │ │ │ @ instruction: 0xf04305f8 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf1014478 │ │ │ │ - rsbsvs pc, r8, r9, ror #24 │ │ │ │ + rsbsvs pc, r8, r1, lsl ip @ │ │ │ │ strtmi r4, [r9], r8, asr #12 │ │ │ │ - blx fef3f82c <__read_chk@plt+0xfeeda458> │ │ │ │ + blx fef3f7bc <__read_chk@plt+0xfeeda3e8> │ │ │ │ stccc 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ svcls 0x00109a0e │ │ │ │ orrsvs r6, sl, r5, lsl #2 │ │ │ │ strvc lr, [r7, #-2499] @ 0xfffff63d │ │ │ │ eorge pc, ip, r3, asr #17 │ │ │ │ cdp2 7, 10, cr15, cr8, cr9, {4} │ │ │ │ stcvc 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ ldrhhi r6, [r8, #-171]! @ 0xffffff55 │ │ │ │ strbeq pc, [r0, #2271] @ 0x8df @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ ldrbtmi r6, [r8], #-699 @ 0xfffffd45 │ │ │ │ - mcrr2 1, 0, pc, ip, cr1 @ │ │ │ │ + blx ffe3ddc2 <__read_chk@plt+0xffdd89ee> │ │ │ │ ldrcs pc, [r4, #2271]! @ 0x8df │ │ │ │ rsblt pc, r4, sp, asr #17 │ │ │ │ ldrbtmi r4, [sl], #-1715 @ 0xfffff94d │ │ │ │ rsbsvs r4, r8, r6, lsr #12 │ │ │ │ andsls r4, r6, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xf047e05b │ │ │ │ strmi pc, [r5], -r1, lsl #23 │ │ │ │ subsle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf7639911 │ │ │ │ - stmdacs r0, {r1, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ adcmi sp, ip, #79 @ 0x4f │ │ │ │ stmdals r6, {r0, r1, r2, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf78c2400 │ │ │ │ @ instruction: 0xf858fa85 │ │ │ │ - bls 510b18 <__read_chk@plt+0x4ab744> │ │ │ │ + bls 510aa8 <__read_chk@plt+0x4ab6d4> │ │ │ │ stmib r3, {r2, r8, sp, lr}^ │ │ │ │ - bls 48aa8c <__read_chk@plt+0x4256b8> │ │ │ │ - bvs fe79a0dc <__read_chk@plt+0xfe734d08> │ │ │ │ + bls 48aa1c <__read_chk@plt+0x425648> │ │ │ │ + bvs fe79a06c <__read_chk@plt+0xfe734c98> │ │ │ │ eorge pc, ip, r3, asr #17 │ │ │ │ andvc pc, r0, #1107296256 @ 0x42000000 │ │ │ │ @ instruction: 0xf042980b │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ cmphi sl, r2, lsl #4 │ │ │ │ andcs r9, r1, #22528 @ 0x5800 │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ strls r0, [r1, #-769] @ 0xfffffcff │ │ │ │ @ instruction: 0xf7634619 │ │ │ │ - @ instruction: 0xf888ea1e │ │ │ │ + @ instruction: 0xf888ea56 │ │ │ │ @ instruction: 0xf8584ff8 │ │ │ │ stmdals fp, {r2, r3, r5, sl, fp, lr} │ │ │ │ - stc2 1, cr15, [lr], {1} │ │ │ │ + blx feebde3e <__read_chk@plt+0xfee58a6a> │ │ │ │ stmdals r6, {r5, r6, sp, lr} │ │ │ │ - blx 18bf8e0 <__read_chk@plt+0x185a50c> │ │ │ │ + blx 18bf870 <__read_chk@plt+0x185a49c> │ │ │ │ @ instruction: 0xf8db6106 │ │ │ │ - blls 343208 <__read_chk@plt+0x2dde34> │ │ │ │ + blls 343198 <__read_chk@plt+0x2dddc4> │ │ │ │ @ instruction: 0xf8581a30 │ │ │ │ ldmvs r9!, {r2, r3, r5, sl, fp, lr} │ │ │ │ @ instruction: 0xf8c41080 │ │ │ │ - blx 1e9b7a <__read_chk@plt+0x1847a6> │ │ │ │ - blls 53dacc <__read_chk@plt+0x4d86f8> │ │ │ │ + blx 1e9b0a <__read_chk@plt+0x184736> │ │ │ │ + blls 53da5c <__read_chk@plt+0x4d8688> │ │ │ │ @ instruction: 0xf04e61e3 │ │ │ │ @ instruction: 0xf858f913 │ │ │ │ - bls 490b88 <__read_chk@plt+0x42b7b4> │ │ │ │ + bls 490b18 <__read_chk@plt+0x42b744> │ │ │ │ orrsvs r6, sl, r0, lsr #4 │ │ │ │ cdp2 7, 4, cr15, cr2, cr9, {4} │ │ │ │ stcmi 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ cmnhi r0, r1, lsr #12 │ │ │ │ andsls pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xf78a9805 │ │ │ │ rsbvs pc, r0, fp, asr pc @ │ │ │ │ @ instruction: 0xf109462c │ │ │ │ strbmi r0, [r8], -r1, lsl #18 │ │ │ │ - blx e3dc1e <__read_chk@plt+0xdd884a> │ │ │ │ + blx e3dbae <__read_chk@plt+0xdd87da> │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x4634d19d │ │ │ │ @ instruction: 0xf8dd465e │ │ │ │ strt fp, [r1], -r4, rrx │ │ │ │ ldrbcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ stcpl 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ andcc pc, r3, fp, asr r8 @ │ │ │ │ @ instruction: 0xf8df61eb │ │ │ │ @ instruction: 0xf85b34cc │ │ │ │ ldr r3, [r2, -r3]! │ │ │ │ strbne pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmdals r8, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7624479 │ │ │ │ - @ instruction: 0x4605efbc │ │ │ │ + @ instruction: 0x4605eff4 │ │ │ │ @ instruction: 0xf8dfe647 │ │ │ │ @ instruction: 0xf85834b8 │ │ │ │ ldrbtmi r5, [fp], #-3116 @ 0xfffff3d4 │ │ │ │ stmdals r8, {r0, r1, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf840f78e │ │ │ │ strt r4, [r5], -r4, lsl #12 │ │ │ │ strtcc pc, [r4], #2271 @ 0x8df │ │ │ │ stcpl 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xe718447b │ │ │ │ @ instruction: 0xf8589a07 │ │ │ │ stmdals r5, {r3, r5, sl, fp, ip} │ │ │ │ - blx ffebf9ae <__read_chk@plt+0xffe5a5da> │ │ │ │ - bcs 1283e0 <__read_chk@plt+0xc300c> │ │ │ │ + blx ffebf93e <__read_chk@plt+0xffe5a56a> │ │ │ │ + bcs 128370 <__read_chk@plt+0xc2f9c> │ │ │ │ mcrge 4, 2, pc, cr14, cr15, {1} @ │ │ │ │ vacgt.f32 d23, d4, d3 │ │ │ │ ldrvc r0, [r3], -r1, asr #6 │ │ │ │ - blls 47b49c <__read_chk@plt+0x4160c8> │ │ │ │ + blls 47b42c <__read_chk@plt+0x416058> │ │ │ │ stmdals r5, {r1, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0496819 │ │ │ │ strb pc, [r1], -r3, ror #30 @ │ │ │ │ @ instruction: 0x73bcf202 │ │ │ │ stcpl 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ mlsle lr, ip, r2, r4 │ │ │ │ cmnpvc sp, #8388608 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ @@ -160286,15 +160258,15 @@ │ │ │ │ tstcc r8, #156, 6 @ 0x70000002 │ │ │ │ mulle sl, ip, r2 │ │ │ │ @ instruction: 0x53b6f502 │ │ │ │ addsmi r3, ip, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xf502d005 │ │ │ │ andscc r5, r0, #1342177291 @ 0x5000000b │ │ │ │ @ instruction: 0xf47f4294 │ │ │ │ - bvs febed6b0 <__read_chk@plt+0xfeb882dc> │ │ │ │ + bvs febed640 <__read_chk@plt+0xfeb8826c> │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ str r6, [r9], fp, lsr #5 │ │ │ │ stccs 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ stmdals r6, {r1, r2, r3, r4, r6, r7, r8, fp, lr} │ │ │ │ @ instruction: 0xf0456a95 │ │ │ │ addsvs r0, r5, #8388608 @ 0x800000 │ │ │ │ andvc pc, r1, fp, asr r8 @ │ │ │ │ @@ -160307,27 +160279,27 @@ │ │ │ │ ldmmi r6, {r0, r1, r2, r8, fp, ip, sp, lr}^ │ │ │ │ andcc pc, r2, fp, asr r8 @ │ │ │ │ ldrbtmi r6, [r8], #-2730 @ 0xfffff556 │ │ │ │ @ instruction: 0xf04261ab │ │ │ │ movwls r0, #45570 @ 0xb202 │ │ │ │ movwcs r6, #49834 @ 0xc2aa │ │ │ │ @ instruction: 0xf101816b │ │ │ │ - strdvs pc, [r8], #-175 @ 0xffffff51 @ │ │ │ │ + rsbvs pc, r8, r7, lsr #21 │ │ │ │ @ instruction: 0xf78c9806 │ │ │ │ @ instruction: 0xf858f94f │ │ │ │ @ instruction: 0xf8c05c2c │ │ │ │ movwcs r9, #49168 @ 0xc010 │ │ │ │ - bvs feb94008 <__read_chk@plt+0xfeb2ec34> │ │ │ │ + bvs feb93f98 <__read_chk@plt+0xfeb2ebc4> │ │ │ │ ldrbtmi r8, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf0429b0b │ │ │ │ @ instruction: 0xf8c50202 │ │ │ │ stmib r5, {r2, r3, r5, sp, pc}^ │ │ │ │ @ instruction: 0x61ab7907 │ │ │ │ @ instruction: 0xf10162aa │ │ │ │ - blls 640894 <__read_chk@plt+0x5db4c0> │ │ │ │ + blls 6406c4 <__read_chk@plt+0x5db2f0> │ │ │ │ ldrmi r6, [sl], -r8, rrx │ │ │ │ ldmdals r3, {r0, r3, r4, r8, r9, sl, fp, ip} │ │ │ │ @ instruction: 0xf9d0f0bf │ │ │ │ strbmi r9, [fp], -lr, lsl #14 │ │ │ │ ssatmi r4, #19, r7, asr #12 │ │ │ │ subslt pc, r8, sp, asr #17 │ │ │ │ rsccs pc, r4, #14286848 @ 0xda0000 │ │ │ │ @@ -160336,53 +160308,53 @@ │ │ │ │ stmdbeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5029310 │ │ │ │ @ instruction: 0xf10b5b4b │ │ │ │ ldrbmi r0, [lr], -r4, lsr #22 │ │ │ │ @ instruction: 0xf78c9806 │ │ │ │ tstpvs r4, sp, lsl r9 @ p-variant is OBSOLETE │ │ │ │ ldrbeq pc, [r4, #2266] @ 0x8da @ │ │ │ │ - blls 34a13c <__read_chk@plt+0x2e4d68> │ │ │ │ + blls 34a0cc <__read_chk@plt+0x2e4cf8> │ │ │ │ @ instruction: 0xf8581a20 │ │ │ │ addne fp, r0, ip, lsr #24 │ │ │ │ eorvc pc, ip, fp, asr #17 │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ @ instruction: 0xf8cb9b0e │ │ │ │ @ instruction: 0xf04d301c │ │ │ │ @ instruction: 0xf8cbffd1 │ │ │ │ @ instruction: 0xf8580020 │ │ │ │ - blls 3f0e10 <__read_chk@plt+0x38ba3c> │ │ │ │ + blls 3f0da0 <__read_chk@plt+0x38b9cc> │ │ │ │ ldrbmi r9, [r9], -r5, lsl #16 │ │ │ │ andspl pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb3501 │ │ │ │ @ instruction: 0xf8ab3018 │ │ │ │ @ instruction: 0xf78a900a │ │ │ │ @ instruction: 0xf856fe19 │ │ │ │ @ instruction: 0xf8cb2f04 │ │ │ │ - bcs 381d90 <__read_chk@plt+0x31c9bc> │ │ │ │ - blls 5364d4 <__read_chk@plt+0x4d1100> │ │ │ │ + bcs 381d20 <__read_chk@plt+0x31c94c> │ │ │ │ + blls 536464 <__read_chk@plt+0x4d1090> │ │ │ │ andle r2, r1, sl, lsl #22 │ │ │ │ strb r2, [r1, sl, lsl #6] │ │ │ │ @ instruction: 0xf8dd4656 │ │ │ │ ssatmi fp, #27, r8, asr #0 │ │ │ │ - blls 63b110 <__read_chk@plt+0x5d5d3c> │ │ │ │ - blcc 40b19c <__read_chk@plt+0x3a5dc8> │ │ │ │ + blls 63b0a0 <__read_chk@plt+0x5d5ccc> │ │ │ │ + blcc 40b12c <__read_chk@plt+0x3a5d58> │ │ │ │ @ instruction: 0x469a4618 │ │ │ │ @ instruction: 0xf8e4f78c │ │ │ │ stccs 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ - bvs fe5d36ec <__read_chk@plt+0xfe56e318> │ │ │ │ + bvs fe5d367c <__read_chk@plt+0xfe56e2a8> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf78c6293 │ │ │ │ @ instruction: 0xf858f8db │ │ │ │ tstvs r5, ip, lsr #24 │ │ │ │ - bvs fe9d400c <__read_chk@plt+0xfe96ec38> │ │ │ │ + bvs fe9d3f9c <__read_chk@plt+0xfe96ebc8> │ │ │ │ ldrbtmi r6, [r8], #-549 @ 0xfffffddb │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ movwcs r6, #8867 @ 0x22a3 │ │ │ │ @ instruction: 0xf1018163 │ │ │ │ - rsbvs pc, r0, r9, ror sl @ │ │ │ │ + rsbvs pc, r0, r1, lsr #20 │ │ │ │ @ instruction: 0xf78c4650 │ │ │ │ @ instruction: 0xf858f8c9 │ │ │ │ @ instruction: 0xf8d63c2c │ │ │ │ @ instruction: 0x465015d4 │ │ │ │ @ instruction: 0xf5014a7b │ │ │ │ tstls ip, r0, lsr r1 │ │ │ │ @ instruction: 0xf0416a99 │ │ │ │ @@ -160400,65 +160372,65 @@ │ │ │ │ andsge pc, r8, r3, asr #17 │ │ │ │ stc2 7, cr15, [r0], #548 @ 0x224 │ │ │ │ stcmi 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ cmnhi r0, r3, lsr #21 │ │ │ │ @ instruction: 0xf0434878 │ │ │ │ adcvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ @ instruction: 0xf1014478 │ │ │ │ - rsbvs pc, r0, r5, asr #20 │ │ │ │ + rsbvs pc, r0, sp, ror #19 │ │ │ │ @ instruction: 0xf78c9806 │ │ │ │ @ instruction: 0xf858f895 │ │ │ │ stcls 12, cr3, [fp], {44} @ 0x2c │ │ │ │ stmib r3, {r0, r2, r8, sp, lr}^ │ │ │ │ @ instruction: 0xf8c34507 │ │ │ │ @ instruction: 0xf8c3902c │ │ │ │ @ instruction: 0xf789a018 │ │ │ │ @ instruction: 0xf858fc85 │ │ │ │ - bvs fe9d4f10 <__read_chk@plt+0xfe96fb3c> │ │ │ │ + bvs fe9d4ea0 <__read_chk@plt+0xfe96facc> │ │ │ │ stmdami ip!, {r5, r6, r8, pc}^ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ ldrbtmi r6, [r8], #-675 @ 0xfffffd5d │ │ │ │ - blx bbe274 <__read_chk@plt+0xb58ea0> │ │ │ │ + @ instruction: 0xf9d2f101 │ │ │ │ @ instruction: 0xf8cd4b69 │ │ │ │ ldrbtmi fp, [fp], #-56 @ 0xffffffc8 │ │ │ │ @ instruction: 0x469b9710 │ │ │ │ rsbvs r9, r0, ip, lsl #30 │ │ │ │ strcc lr, [r1, #-0] │ │ │ │ @ instruction: 0xf0474628 │ │ │ │ strmi pc, [r4], -pc, ror #18 │ │ │ │ @ instruction: 0xf047b368 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4659d0f5 │ │ │ │ - ldm ip!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm r4!, {r0, r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf78c9806 │ │ │ │ @ instruction: 0xf8d6f863 │ │ │ │ ldrdvs r3, [r7, -r4] │ │ │ │ stmiavs r1!, {r0, r1, r3, r4, r5, r6, r7, r9, fp, ip} │ │ │ │ stcmi 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ - blls 346118 <__read_chk@plt+0x2e0d44> │ │ │ │ + blls 3460a8 <__read_chk@plt+0x2e0cd4> │ │ │ │ eorls pc, ip, r4, asr #17 │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ mvnvs r9, fp, lsl #22 │ │ │ │ @ instruction: 0xff18f04d │ │ │ │ stccc 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0xf8c36220 │ │ │ │ @ instruction: 0xf789a018 │ │ │ │ @ instruction: 0xf858fc47 │ │ │ │ strtmi r4, [r1], -ip, lsr #24 │ │ │ │ cmnvs r5, r0, ror #2 │ │ │ │ @ instruction: 0xf78a9805 │ │ │ │ rsbvs pc, r0, r1, ror #26 │ │ │ │ @ instruction: 0xf8dde7cb │ │ │ │ svcls 0x0010b038 │ │ │ │ - bmi e3b008 <__read_chk@plt+0xdd5c34> │ │ │ │ + bmi e3af98 <__read_chk@plt+0xdd5bc4> │ │ │ │ ldrbtmi r4, [sp], #-3401 @ 0xfffff2b7 │ │ │ │ andvc pc, r2, fp, asr r8 @ │ │ │ │ - blcs 128b48 <__read_chk@plt+0xc3774> │ │ │ │ - blge ff97f100 <__read_chk@plt+0xff919d2c> │ │ │ │ + blcs 128ad8 <__read_chk@plt+0xc3704> │ │ │ │ + blge ff97f090 <__read_chk@plt+0xff919cbc> │ │ │ │ stcne 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ stmdals r5, {r1, r4, r8, r9, fp, ip, pc} │ │ │ │ tstls r6, fp, asr #2 │ │ │ │ stc2l 7, cr15, [sl, #-552] @ 0xfffffdd8 │ │ │ │ @ instruction: 0xf8589906 │ │ │ │ subvs r2, r8, ip, lsr #24 │ │ │ │ movwcs r6, #405 @ 0x195 │ │ │ │ @@ -160468,67 +160440,67 @@ │ │ │ │ vldmdbmi sp!, {s8-s67} │ │ │ │ @ instruction: 0xf85b447d │ │ │ │ strb r7, [r1, r2]! │ │ │ │ ldrsblt pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ svcls 0x000746d1 │ │ │ │ @ instruction: 0x4620e413 │ │ │ │ @ instruction: 0xffaef791 │ │ │ │ - blt fe83ff48 <__read_chk@plt+0xfe7dab74> │ │ │ │ + blt fe83fed8 <__read_chk@plt+0xfe7dab04> │ │ │ │ stcpl 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ @ instruction: 0x46299b12 │ │ │ │ cmnvs fp, r5, lsl #16 │ │ │ │ stc2 7, cr15, [r6, #-552]! @ 0xfffffdd8 │ │ │ │ stccs 8, cr15, [ip], #-352 @ 0xfffffea0 │ │ │ │ - blls 4943a8 <__read_chk@plt+0x42efd4> │ │ │ │ + blls 494338 <__read_chk@plt+0x42ef64> │ │ │ │ orrsvs r6, r3, r8, rrx │ │ │ │ andvc pc, r1, fp, asr r8 @ │ │ │ │ ldmdals sp, {r0, r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ cdp2 0, 2, cr15, cr14, cr10, {2} │ │ │ │ @ instruction: 0xf8c92300 │ │ │ │ str r3, [r0], #0 │ │ │ │ - ldc 7, cr15, [lr, #-392] @ 0xfffffe78 │ │ │ │ - ldrhteq sp, [r1], -r4 │ │ │ │ - mulseq r6, sl, r4 │ │ │ │ - mlaseq r1, r6, r4, sp │ │ │ │ + ldcl 7, cr15, [r6, #-392] @ 0xfffffe78 │ │ │ │ + eorseq sp, r1, r4, lsr #10 │ │ │ │ + andseq r3, r6, lr, lsr #7 │ │ │ │ + eorseq sp, r1, r6, lsl #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ muleq r0, r0, r4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r3, r6, r8, lsl r4 │ │ │ │ - andseq r3, r6, r4, asr r4 │ │ │ │ - andseq r3, r6, ip, asr #8 │ │ │ │ + andseq r3, r6, ip, lsr #6 │ │ │ │ + andseq r3, r6, r8, ror #6 │ │ │ │ + andseq r3, r6, r0, ror #6 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x001631b4 │ │ │ │ - andseq r3, r6, lr, lsr #3 │ │ │ │ - eoreq r7, r8, r2, lsl #25 │ │ │ │ - mulseq r6, lr, r1 │ │ │ │ - ldrshteq ip, [r1], -r8 │ │ │ │ + andseq r3, r6, r8, asr #1 │ │ │ │ + andseq r3, r6, r2, asr #1 │ │ │ │ + mlaeq r8, r6, fp, r7 │ │ │ │ + ldrheq r3, [r6], -r2 │ │ │ │ + eorseq sp, r1, r8, rrx │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - andseq r2, r6, r6, lsr #31 │ │ │ │ + @ instruction: 0x00162eba │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0xfffff80d │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - andseq r8, r5, r0, asr #6 │ │ │ │ - ldrheq r1, [r5], -r6 │ │ │ │ - andseq r2, r6, r6, ror #29 │ │ │ │ + andseq r8, r5, r4, asr r2 │ │ │ │ + andseq r0, r5, sl, asr #31 │ │ │ │ + @ instruction: 0x00162dfa │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ andeq r0, r0, r4, lsl ip │ │ │ │ - andseq r2, r6, r0, ror #28 │ │ │ │ + andseq r2, r6, r4, ror sp │ │ │ │ @ instruction: 0xfffff0db │ │ │ │ @ instruction: 0xfffff3b9 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq r0, r6, lr, lsl #18 │ │ │ │ - @ instruction: 0x00150dfe │ │ │ │ - andseq r2, r6, sl, ror fp │ │ │ │ - @ instruction: 0x00157ef8 │ │ │ │ - andseq r0, r5, r2, ror ip │ │ │ │ - andseq r2, r6, sl, lsl #21 │ │ │ │ + andseq r0, r6, r2, lsr #16 │ │ │ │ + andseq r0, r5, r2, lsl sp │ │ │ │ + andseq r2, r6, lr, lsl #21 │ │ │ │ + andseq r7, r5, ip, lsl #28 │ │ │ │ + andseq r0, r5, r6, lsl #23 │ │ │ │ + mulseq r6, lr, r9 │ │ │ │ andeq r0, r0, pc, ror #9 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ @ instruction: 0xfffff11d │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0078f8cc │ │ │ │ @@ -160538,23 +160510,23 @@ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ @ instruction: 0xf0470300 │ │ │ │ @ instruction: 0xf047f8c3 │ │ │ │ @ instruction: 0xf047f895 │ │ │ │ tstplt r8, r7, lsl #17 @ p-variant is OBSOLETE │ │ │ │ tstlt r8, r0, asr #16 │ │ │ │ - bllt fe5e0070 <__read_chk@plt+0xfe57ac9c> │ │ │ │ + bllt fe5e0000 <__read_chk@plt+0xfe57ac2c> │ │ │ │ cdpcc 15, 0, cr4, cr1, cr12, {1} │ │ │ │ strcs r2, [r0, #-513] @ 0xfffffdff │ │ │ │ @ instruction: 0x3763447f │ │ │ │ @ instruction: 0xf762e011 │ │ │ │ - stmdavs r3, {r1, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ andscc pc, r4, r3, lsr r8 @ │ │ │ │ strle r0, [r4, #-1435] @ 0xfffffa65 │ │ │ │ - b ff3bfe0c <__read_chk@plt+0xff35aa38> │ │ │ │ + bl 1bfd9c <__read_chk@plt+0x15a9c8> │ │ │ │ @ instruction: 0xf8136803 │ │ │ │ strcc r4, [r1, #-36] @ 0xffffffdc │ │ │ │ stclcs 2, cr2, [r3, #-0] │ │ │ │ svcmi 0x0001f807 │ │ │ │ @ instruction: 0xf816d00e │ │ │ │ cmplt ip, r1, lsl #30 │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ @@ -160564,44 +160536,44 @@ │ │ │ │ svcmi 0x0001f807 │ │ │ │ mvnsle r2, r3, ror #26 │ │ │ │ @ instruction: 0x26004c19 │ │ │ │ ldrbtmi r4, [ip], #-1456 @ 0xfffffa50 │ │ │ │ @ instruction: 0xf8854425 │ │ │ │ stcle 0, cr6, [pc], {100} @ 0x64 │ │ │ │ ldrbtmi r4, [r8], #-2070 @ 0xfffff7ea │ │ │ │ - bmi 68e25c <__read_chk@plt+0x628e88> │ │ │ │ + bmi 68e1ec <__read_chk@plt+0x628e18> │ │ │ │ ldrbtmi r4, [sl], #-2833 @ 0xfffff4ef │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, ip, r6, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ strbeq pc, [r4, #-260]! @ 0xfffffefc @ │ │ │ │ stmdbge r2, {r1, r9, sp} │ │ │ │ strbmi r9, [r3], -r0, lsl #4 │ │ │ │ strtmi r2, [r8], -r4, ror #4 │ │ │ │ stc2l 0, cr15, [sl, #800] @ 0x320 │ │ │ │ adcmi r4, r8, #1048576 @ 0x100000 │ │ │ │ rsbcs sp, r3, #226 @ 0xe2 │ │ │ │ - @ instruction: 0xf7624628 │ │ │ │ - @ instruction: 0xf884efd4 │ │ │ │ + @ instruction: 0xf7634628 │ │ │ │ + @ instruction: 0xf884e80c │ │ │ │ ldrb r6, [fp, r7, asr #1] │ │ │ │ - mrrc 7, 6, pc, r6, cr2 @ │ │ │ │ - eorseq ip, r1, r4, asr #16 │ │ │ │ + stc 7, cr15, [lr], {98} @ 0x62 │ │ │ │ + ldrhteq ip, [r1], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r7, r0, asr fp │ │ │ │ - eorseq fp, r7, r2, lsl #22 │ │ │ │ - ldrshteq fp, [r7], -r6 │ │ │ │ - ldrhteq ip, [r1], -r6 │ │ │ │ + eorseq fp, r7, r0, asr #23 │ │ │ │ + eorseq fp, r7, r2, ror fp │ │ │ │ + eorseq fp, r7, r6, ror #22 │ │ │ │ + eorseq ip, r1, r6, lsr #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff140468 <__read_chk@plt+0xff0db094> │ │ │ │ + bleq ff1403f8 <__read_chk@plt+0xff0db024> │ │ │ │ @ instruction: 0xf2ad499d │ │ │ │ - blmi fe8555b0 <__read_chk@plt+0xfe7f01dc> │ │ │ │ + blmi fe855540 <__read_chk@plt+0xfe7f016c> │ │ │ │ mrcmi 4, 4, r4, cr13, cr9, {3} │ │ │ │ stmiapl fp, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3414 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ mrshi pc, (UNDEF: 6) @ │ │ │ │ ldrhtcc pc, [r0], r0 @ │ │ │ │ @@ -160609,169 +160581,169 @@ │ │ │ │ tstphi r0, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ strcs r4, [r0], #-2964 @ 0xfffff46c │ │ │ │ andmi pc, r0, r8, asr #17 │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcc 21c2ec <__read_chk@plt+0x1b6f18> │ │ │ │ + blcc 21c27c <__read_chk@plt+0x1b6ea8> │ │ │ │ stmdavs r3, {r1, r2, r8, r9, ip, pc} │ │ │ │ @ instruction: 0xf06c6958 │ │ │ │ @ instruction: 0xf1b0fac3 │ │ │ │ @ instruction: 0xdd460900 │ │ │ │ strtmi r4, [r3], fp, lsl #23 │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ ldrbtmi r4, [fp], #-2954 @ 0xfffff476 │ │ │ │ - blmi fe3a6dbc <__read_chk@plt+0xfe3419e8> │ │ │ │ + blmi fe3a6d4c <__read_chk@plt+0xfe341978> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8da3608 │ │ │ │ ldrbmi r3, [r8], -r0 │ │ │ │ ldmdbvs r9, {r1, r2, r5, r9, sl, lr}^ │ │ │ │ - blx 10be364 <__read_chk@plt+0x1058f90> │ │ │ │ + blx 10be2f4 <__read_chk@plt+0x1058f20> │ │ │ │ andscs r4, r4, r5, lsl #12 │ │ │ │ - cdp2 0, 11, cr15, cr6, cr7, {7} │ │ │ │ + cdp2 0, 5, cr15, cr14, cr7, {7} │ │ │ │ strmi r2, [r4], -r0, lsl #6 │ │ │ │ subvs r6, r3, r3 │ │ │ │ sbcvs r6, r3, r3, lsl #1 │ │ │ │ stccs 1, cr6, [r0, #-12] │ │ │ │ stmdbvs r8!, {r0, r2, r4, r5, r6, ip, lr, pc} │ │ │ │ rsble r2, ip, r0, lsl #16 │ │ │ │ - @ instruction: 0xf876f101 │ │ │ │ + @ instruction: 0xf81ef101 │ │ │ │ msreq CPSR_f, #1073741825 @ 0x40000001 │ │ │ │ svcge 0x000b6060 │ │ │ │ vst2.8 {d25-d28}, [pc], r2 │ │ │ │ andcs r7, r1, #-402653183 @ 0xe8000001 │ │ │ │ stmdbvs r9!, {r3, r4, r5, r9, sl, lr} │ │ │ │ stmdbls r5, {r0, r8, ip, pc} │ │ │ │ ldrmi r9, [r9], -r0, lsl #2 │ │ │ │ - cdp 7, 6, cr15, cr14, cr2, {3} │ │ │ │ + cdp 7, 10, cr15, cr6, cr2, {3} │ │ │ │ @ instruction: 0xf1014638 │ │ │ │ - eorvs pc, r0, r3, ror #16 │ │ │ │ + eorvs pc, r0, fp, lsl #16 │ │ │ │ andcc lr, r8, #3489792 @ 0x354000 │ │ │ │ tstmi r3, #1024 @ 0x400 │ │ │ │ movwcs fp, #7964 @ 0x1f1c │ │ │ │ cdpcs 0, 0, cr6, cr0, cr3, {5} │ │ │ │ teqvs r4, r9, asr r0 │ │ │ │ - bleq 17e644 <__read_chk@plt+0x119270> │ │ │ │ + bleq 17e5d4 <__read_chk@plt+0x119200> │ │ │ │ ldrdle r4, [r4, #89] @ 0x59 │ │ │ │ @ instruction: 0xf8d89e09 │ │ │ │ svccs 0x00007000 │ │ │ │ addhi pc, r8, r0 │ │ │ │ andcs r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldc 7, cr15, [ip], #-392 @ 0xfffffe78 │ │ │ │ + ldcl 7, cr15, [r4], #-392 @ 0xfffffe78 │ │ │ │ strmi r4, [r4], -r6, ror #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7622000 │ │ │ │ - stmdbmi r4!, {r1, r2, r4, r5, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi r4!, {r1, r2, r3, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - stc 7, cr15, [lr], #-392 @ 0xfffffe78 │ │ │ │ + stcl 7, cr15, [r6], #-392 @ 0xfffffe78 │ │ │ │ andls r4, r1, r1, ror #18 │ │ │ │ strcs r4, [r0, #-1579] @ 0xfffff9d5 │ │ │ │ strtmi r9, [r2], -r2, lsl #10 │ │ │ │ ldmdapl r1!, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ tstcs r7, r0, lsl #2 │ │ │ │ - blx 11c0132 <__read_chk@plt+0x115ad5e> │ │ │ │ + blx 11c00c2 <__read_chk@plt+0x115acee> │ │ │ │ ldmdblt r8, {r2, r9, sl, lr}^ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xb12b4601 │ │ │ │ @ instruction: 0xb102689a │ │ │ │ ldmdbvs fp, {r0, r8, ip, sp} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - ble 1d538a8 <__read_chk@plt+0x1cee4d4> │ │ │ │ + ble 1d53838 <__read_chk@plt+0x1cee464> │ │ │ │ strbmi r2, [r0], -r0, lsl #12 │ │ │ │ stc2l 7, cr15, [r6, #-752] @ 0xfffffd10 │ │ │ │ - blmi 1354bdc <__read_chk@plt+0x12ef808> │ │ │ │ + blmi 1354b6c <__read_chk@plt+0x12ef798> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl r4 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, r3, r0, asr #32 │ │ │ │ vmin.s8 d4, d13, d16 │ │ │ │ pop {r2, r3, r4, r8, sl, fp, lr} │ │ │ │ @ instruction: 0xf1058ff0 │ │ │ │ - setend le │ │ │ │ - rsbvs pc, r0, r7, lsl #16 │ │ │ │ + @ instruction: 0xf1000028 │ │ │ │ + rsbvs pc, r0, pc, lsr #31 │ │ │ │ stmdals r7, {r1, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf802f101 │ │ │ │ + @ instruction: 0xffaaf100 │ │ │ │ cdpcs 0, 0, cr6, cr0, cr0, {3} │ │ │ │ andscs sp, r4, r5, lsr #3 │ │ │ │ @ instruction: 0xf0e72508 │ │ │ │ - @ instruction: 0xf8c8fe2d │ │ │ │ + @ instruction: 0xf8c8fdd5 │ │ │ │ andvs r0, r6, r0 │ │ │ │ stmdbls r8, {r0, r2, r9, sp} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ addvs r6, r6, r6, asr #32 │ │ │ │ smlabtvs r6, r6, r0, r6 │ │ │ │ sbcsvs r4, sp, r0, lsr r6 │ │ │ │ - bl ff940074 <__read_chk@plt+0xff8daca0> │ │ │ │ + ldc 7, cr15, [r8], {98} @ 0x62 │ │ │ │ ldrdvc pc, [r0], -r8 │ │ │ │ - @ instruction: 0xffe8f100 │ │ │ │ + @ instruction: 0xff90f100 │ │ │ │ andscs r6, r4, r8, lsr r0 │ │ │ │ ldrdvc pc, [r0], -r8 │ │ │ │ - cdp2 0, 1, cr15, cr4, cr7, {7} │ │ │ │ + ldc2 0, cr15, [ip, #924]! @ 0x39c │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ teqvs r8, sp, lsr #2 │ │ │ │ ldmdbvs fp, {r1, r2, fp, ip, pc} │ │ │ │ sbcsvs r6, lr, lr, lsl r0 │ │ │ │ subsvs r6, lr, lr, lsl r1 │ │ │ │ @ instruction: 0xf8d8609e │ │ │ │ ldmdbvs fp, {ip, sp} │ │ │ │ @ instruction: 0xf0c960dd │ │ │ │ @ instruction: 0xf8d8fcb1 │ │ │ │ ldmdbvs sp, {ip, sp} │ │ │ │ - @ instruction: 0xffccf100 │ │ │ │ + @ instruction: 0xff74f100 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ ldmdbvs fp, {r3, r5, sp, lr} │ │ │ │ @ instruction: 0xe76d611c │ │ │ │ andcs r4, r5, #671744 @ 0xa4000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - bl fee400cc <__read_chk@plt+0xfeddacf8> │ │ │ │ + bl ffc4005c <__read_chk@plt+0xffbdac88> │ │ │ │ eorscs r4, r9, r4, lsl #12 │ │ │ │ @ instruction: 0xff2cf046 │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ mcr2 7, 3, pc, cr10, cr15, {7} @ │ │ │ │ strmi r2, [r5], -r3, lsl #4 │ │ │ │ ldrmi r4, [r1], -r3, lsr #12 │ │ │ │ strls r2, [r0, #-4] │ │ │ │ @ instruction: 0xff9af0bf │ │ │ │ ldr r2, [r1, r0, lsl #12] │ │ │ │ addeq r3, sp, r1, lsl #2 │ │ │ │ @ instruction: 0xf0e74628 │ │ │ │ - @ instruction: 0x462afddb │ │ │ │ + strtmi pc, [sl], -r3, lsl #27 │ │ │ │ strmi r2, [r6], -r0, lsl #2 │ │ │ │ - ldmda lr, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r6, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ addle r2, r0, r0, lsl #26 │ │ │ │ ldrsbls pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ stmiavs fp!, {r0, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ stmdavs r8!, {r0, r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, sl, fp, ip} │ │ │ │ strbmi fp, [r8], -r8, lsl #30 │ │ │ │ - @ instruction: 0xff94f100 │ │ │ │ + @ instruction: 0xff3cf100 │ │ │ │ eoreq pc, r4, r6, asr #16 │ │ │ │ pushvs {r2, r3, r4, r5, r9, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ @ instruction: 0xf762e76d │ │ │ │ - svclt 0x0000eb08 │ │ │ │ - eorseq ip, r1, r4, asr #14 │ │ │ │ + svclt 0x0000eb40 │ │ │ │ + ldrhteq ip, [r1], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r1, r0, asr #14 │ │ │ │ + ldrhteq ip, [r1], -r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, r6, r4, asr #16 │ │ │ │ - andseq r3, r9, sl, lsr #14 │ │ │ │ - andseq r2, r6, r4, asr #16 │ │ │ │ - andseq r2, r6, lr, lsl #16 │ │ │ │ - andseq r2, r6, r2, ror r8 │ │ │ │ - andseq r2, r6, r0, lsl r8 │ │ │ │ + andseq r2, r6, r8, asr r7 │ │ │ │ + andseq r3, r9, lr, lsr r6 │ │ │ │ + andseq r2, r6, r8, asr r7 │ │ │ │ + andseq r2, r6, r2, lsr #14 │ │ │ │ + andseq r2, r6, r6, lsl #15 │ │ │ │ + andseq r2, r6, r4, lsr #14 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - ldrshteq ip, [r1], -r4 │ │ │ │ - andseq r2, r6, sl, asr #13 │ │ │ │ - strhteq r9, [sl], -r8 │ │ │ │ + eorseq ip, r1, r4, ror #12 │ │ │ │ + @ instruction: 0x001625de │ │ │ │ + strhteq r9, [sl], -ip │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ umulllt r4, r5, sl, sp │ │ │ │ vfma.f32 d20, d16, d10 │ │ │ │ ldrbtmi r2, [sp], #-3290 @ 0xfffff326 │ │ │ │ @@ -160780,195 +160752,195 @@ │ │ │ │ stmdbpl ip!, {r3, r4, r5, r6, r7, sl, lr} │ │ │ │ strls r6, [r3], #-2084 @ 0xfffff7dc │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ rsbsle r4, r4, r4, lsl r6 │ │ │ │ ldmdavs r3, {r0, r1, r2, r3, r4, r9, sl, lr} │ │ │ │ strmi r2, [sp], -r0, lsl #4 │ │ │ │ ldmdbvs r8, {r0, r4, r9, sl, lr} │ │ │ │ - blx ffb40262 <__read_chk@plt+0xffadae8e> │ │ │ │ + blx ffb401f2 <__read_chk@plt+0xffadae1e> │ │ │ │ cmple fp, r0, lsl #16 │ │ │ │ mvncs pc, #1342177290 @ 0x5000000a │ │ │ │ movweq pc, #8243 @ 0x2033 @ │ │ │ │ @ instruction: 0x463bd03e │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf7904630 │ │ │ │ vrecps.f32 , q0, │ │ │ │ addsmi r2, sp, #-134217726 @ 0xf8000002 │ │ │ │ stmdacs r1, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ tstphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdbvs sl, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ - blvs 17b0a84 <__read_chk@plt+0x174b6b0> │ │ │ │ - bvs ff5ae8a8 <__read_chk@plt+0xff5494d4> │ │ │ │ + blvs 17b0a14 <__read_chk@plt+0x174b640> │ │ │ │ + bvs ff5ae838 <__read_chk@plt+0xff549464> │ │ │ │ mulle ip, r3, r2 │ │ │ │ andcs r4, r5, #2129920 @ 0x208000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 8c01f8 <__read_chk@plt+0x85ae24> │ │ │ │ + bl 16c0188 <__read_chk@plt+0x165adb4> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 13e480 <__read_chk@plt+0xd90ac> │ │ │ │ + blx 13e410 <__read_chk@plt+0xd903c> │ │ │ │ ldmdbvs r8, {r0, r1, r5, fp, sp, lr} │ │ │ │ mrscs r2, R9_usr │ │ │ │ stc2 0, cr15, [sl, #-284]! @ 0xfffffee4 │ │ │ │ andcs r6, r0, #2293760 @ 0x230000 │ │ │ │ ldmdbvs r9, {r4, r5, r9, sl, lr} │ │ │ │ ldc2 7, cr15, [r2], #-564 @ 0xfffffdcc │ │ │ │ stmdavs fp!, {r0, r2, r5, fp, sp, lr}^ │ │ │ │ stcne 1, cr11, [r8, #-108]! @ 0xffffff94 │ │ │ │ - blx ff43e83e <__read_chk@plt+0xff3d946a> │ │ │ │ + blx 1e3e7ce <__read_chk@plt+0x1dd93fa> │ │ │ │ strtmi r6, [r9], -r5, lsr #16 │ │ │ │ @ instruction: 0xf78a4630 │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmdbvs r8, {r3, r5, r6, sp, lr} │ │ │ │ - blx ff9402ea <__read_chk@plt+0xff8daf16> │ │ │ │ + blx ff94027a <__read_chk@plt+0xff8daea6> │ │ │ │ ands r2, r8, r1 │ │ │ │ - bllt 151c87c <__read_chk@plt+0x14b74a8> │ │ │ │ + bllt 151c80c <__read_chk@plt+0x14b7438> │ │ │ │ andcs r4, r5, #1785856 @ 0x1b4000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ffdc0250 <__read_chk@plt+0xffd5ae7c> │ │ │ │ + bl bc01e0 <__read_chk@plt+0xb5ae0c> │ │ │ │ eorscs r4, r9, r4, lsl #12 │ │ │ │ cdp2 0, 6, cr15, cr10, cr6, {2} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ stc2 7, cr15, [r8, #1020]! @ 0x3fc │ │ │ │ strmi r2, [r5], -r3, lsl #4 │ │ │ │ ldrmi r4, [r1], -r3, lsr #12 │ │ │ │ strls r2, [r0, #-4] │ │ │ │ mrc2 0, 6, pc, cr8, cr15, {5} │ │ │ │ - bmi 19ca4ec <__read_chk@plt+0x1965118> │ │ │ │ + bmi 19ca47c <__read_chk@plt+0x19650a8> │ │ │ │ ldrbtmi r4, [sl], #-2910 @ 0xfffff4a2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adchi pc, ip, r0, asr #32 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf79083f0 │ │ │ │ stmdacs r1, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf8b0e7b5 │ │ │ │ @ instruction: 0x079b30b0 │ │ │ │ - blmi 1737c5c <__read_chk@plt+0x16d2888> │ │ │ │ + blmi 1737bec <__read_chk@plt+0x16d2818> │ │ │ │ @ instruction: 0xf8582263 │ │ │ │ - blmi 16d6530 <__read_chk@plt+0x167115c> │ │ │ │ + blmi 16d64c0 <__read_chk@plt+0x16710ec> │ │ │ │ andls pc, r3, r8, asr r8 @ │ │ │ │ ldrdhi pc, [r0], -r5 │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ ldc2l 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ andls r4, r2, r1, lsl #12 │ │ │ │ - bvs ff1dc5bc <__read_chk@plt+0xff1771e8> │ │ │ │ + bvs ff1dc54c <__read_chk@plt+0xff177178> │ │ │ │ @ instruction: 0xf8d5b183 │ │ │ │ ldrmi ip, [sl], -r0 │ │ │ │ @ instruction: 0xf8dce009 │ │ │ │ addsmi r7, pc, #8 │ │ │ │ svclt 0x00046b5b │ │ │ │ andcs pc, r8, ip, asr #17 │ │ │ │ tstlt fp, r0, lsr #16 │ │ │ │ - bvs ff8dd064 <__read_chk@plt+0xff877c90> │ │ │ │ + bvs ff8dcff4 <__read_chk@plt+0xff877c20> │ │ │ │ smlalsle r4, r2, r7, r2 │ │ │ │ stmdbcs r0, {r8, fp, sp, lr} │ │ │ │ mvnslt sp, r3, lsr r0 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ cmple sp, r0, lsl #22 │ │ │ │ @ instruction: 0xf07b3014 │ │ │ │ - bls 1c1c14 <__read_chk@plt+0x15c840> │ │ │ │ + bls 1c1ba4 <__read_chk@plt+0x15c7d0> │ │ │ │ svccs 0x00006817 │ │ │ │ movwcs sp, #72 @ 0x48 │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ @ instruction: 0xf78d9300 │ │ │ │ stmdage r2, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ - blx 163e92e <__read_chk@plt+0x15d955a> │ │ │ │ + blx 3e8bc │ │ │ │ movtpl pc, #1286 @ 0x506 @ │ │ │ │ andhi pc, r0, r5, asr #17 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ strb r6, [sl, -r3, lsr #16]! │ │ │ │ stc2 0, cr15, [ip, #492] @ 0x1ec │ │ │ │ ldmdavs r7, {r1, r9, fp, ip, pc} │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ andcs r4, r5, #835584 @ 0xcc000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - b 1ec0348 <__read_chk@plt+0x1e5af74> │ │ │ │ + b fecc02d8 <__read_chk@plt+0xfec5af04> │ │ │ │ @ instruction: 0x46034639 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf958f001 │ │ │ │ teqlt r0, sp @ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ teqle r9, r0, lsl #22 │ │ │ │ - blcs 11cae8 <__read_chk@plt+0xb7714> │ │ │ │ + blcs 11ca78 <__read_chk@plt+0xb76a4> │ │ │ │ stmdbmi sl!, {r0, r3, r4, r5, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf5064479 │ │ │ │ andcs r5, r5, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf7622000 │ │ │ │ - andcs lr, r3, #96, 20 @ 0x60000 │ │ │ │ + andcs lr, r3, #152, 20 @ 0x98000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf0012004 │ │ │ │ @ instruction: 0xf896f941 │ │ │ │ @ instruction: 0xf8c530f4 │ │ │ │ @ instruction: 0xf0438000 │ │ │ │ @ instruction: 0xf8860320 │ │ │ │ @ instruction: 0xe76d30f4 │ │ │ │ @ instruction: 0xe7b0301c │ │ │ │ andcs r4, r5, #491520 @ 0x78000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - b 13403a4 <__read_chk@plt+0x12dafd0> │ │ │ │ + b fe140334 <__read_chk@plt+0xfe0daf60> │ │ │ │ @ instruction: 0x46034639 │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf92af001 │ │ │ │ - bvs ff71c6b8 <__read_chk@plt+0xff6b72e4> │ │ │ │ - blvs 11da6b0 <__read_chk@plt+0x11752dc> │ │ │ │ + bvs ff71c648 <__read_chk@plt+0xff6b7274> │ │ │ │ + blvs 11da640 <__read_chk@plt+0x117526c> │ │ │ │ @ instruction: 0xe7aab93b │ │ │ │ @ instruction: 0xf78d3034 │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ - blcs 11d34c <__read_chk@plt+0xb7f78> │ │ │ │ - bvs ff7b68d0 <__read_chk@plt+0xff7514fc> │ │ │ │ + blcs 11d2dc <__read_chk@plt+0xb7f08> │ │ │ │ + bvs ff7b6860 <__read_chk@plt+0xff75148c> │ │ │ │ addsmi r6, sl, #798720 @ 0xc3000 │ │ │ │ @ instruction: 0xe79ed0f4 │ │ │ │ - blcs 11cd5c <__read_chk@plt+0xb7988> │ │ │ │ + blcs 11ccec <__read_chk@plt+0xb7918> │ │ │ │ stmdbmi pc, {r0, r2, r6, r7, ip, lr, pc} @ │ │ │ │ @ instruction: 0xe7c44479 │ │ │ │ - ldmib r0!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r8!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f2801 │ │ │ │ ldrb sl, [r4, -r4, asr #30] │ │ │ │ - eorseq ip, r1, r2, lsl #9 │ │ │ │ + ldrshteq ip, [r1], -r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r1, r8, ror r4 │ │ │ │ - andseq r2, r6, lr, lsl r6 │ │ │ │ - andseq r2, r6, r6, asr #10 │ │ │ │ - mlaseq r1, r6, r3, ip │ │ │ │ + eorseq ip, r1, r8, ror #9 │ │ │ │ + andseq r2, r6, r2, lsr r5 │ │ │ │ + andseq r2, r6, sl, asr r4 │ │ │ │ + eorseq ip, r1, r6, lsl #8 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - andseq r2, r6, lr, asr #9 │ │ │ │ - andseq r2, r6, r8, lsr #9 │ │ │ │ - andseq r2, r6, r2, ror r4 │ │ │ │ - andseq r2, r6, r0, lsr #8 │ │ │ │ - bmi 2d52b0 <__read_chk@plt+0x26fedc> │ │ │ │ + andseq r2, r6, r2, ror #7 │ │ │ │ + @ instruction: 0x001623bc │ │ │ │ + andseq r2, r6, r6, lsl #7 │ │ │ │ + andseq r2, r6, r4, lsr r3 │ │ │ │ + bmi 2d5240 <__read_chk@plt+0x26fe6c> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220fd │ │ │ │ @ instruction: 0xf8830208 │ │ │ │ @ instruction: 0x477020fd │ │ │ │ - eorseq ip, r1, ip, ror #3 │ │ │ │ + eorseq ip, r1, ip, asr r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0], {204} @ 0xcc │ │ │ │ @ instruction: 0xf5ad4867 │ │ │ │ stmdbmi r7!, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr}^ │ │ │ │ - blmi 1ad38b4 <__read_chk@plt+0x1a6e4e0> │ │ │ │ + blmi 1ad3844 <__read_chk@plt+0x1a6e470> │ │ │ │ ldrbtmi r4, [fp], #-2663 @ 0xfffff599 │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f91f3 │ │ │ │ ldmpl lr, {r8} │ │ │ │ ldmibvs sl, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ vldmdble r1!, {s5-s4} │ │ │ │ and r2, r4, r0, lsl #8 │ │ │ │ strcc r6, [r1], #-2099 @ 0xfffff7cd │ │ │ │ adcmi r6, r2, #3571712 @ 0x368000 │ │ │ │ - bvs 7f9ca4 <__read_chk@plt+0x7948d0> │ │ │ │ + bvs 7f9c34 <__read_chk@plt+0x794860> │ │ │ │ eorpl pc, r4, r3, asr r8 @ │ │ │ │ rscsle r2, r5, r0, lsl #26 │ │ │ │ tstppl r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0c24628 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r8], -lr, ror #1 │ │ │ │ @ instruction: 0xff86f0c2 │ │ │ │ @@ -160977,15 +160949,15 @@ │ │ │ │ teqlt fp, r3, lsl #16 │ │ │ │ @ instruction: 0xf0c24628 │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mlscc ip, r3, r8, pc @ │ │ │ │ ldrble r0, [sp], #1691 @ 0x69b │ │ │ │ @ instruction: 0xf0137f2b │ │ │ │ bicsle r0, r9, r2, lsl r7 │ │ │ │ - blcs 11c9ec <__read_chk@plt+0xb7618> │ │ │ │ + blcs 11c97c <__read_chk@plt+0xb75a8> │ │ │ │ ldmdavc fp, {r1, r2, r4, r6, r7, ip, lr, pc} │ │ │ │ svclt 0x00182b2a │ │ │ │ sbcsle r2, r1, fp, ror fp │ │ │ │ @ instruction: 0xf0c14628 │ │ │ │ svcvc 0x002bfe49 │ │ │ │ @ instruction: 0xf0434628 │ │ │ │ @ instruction: 0x772b0310 │ │ │ │ @@ -160995,213 +160967,213 @@ │ │ │ │ @ instruction: 0xf0db3124 │ │ │ │ ldrhlt pc, [r8, #-201] @ 0xffffff37 @ │ │ │ │ ldrdls pc, [r0], -r6 │ │ │ │ @ instruction: 0xf50968a8 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335d4 │ │ │ │ @ instruction: 0xf76210ec │ │ │ │ - bllt fe33d8a8 <__read_chk@plt+0xfe2d84d4> │ │ │ │ + bllt fe33d918 <__read_chk@plt+0xfe2d8544> │ │ │ │ andcs r4, r5, #966656 @ 0xec000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib ip, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r4, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df4607 │ │ │ │ ldrbtmi r8, [r8], #228 @ 0xe4 │ │ │ │ andscs r2, r4, #0, 6 │ │ │ │ movwls sl, #2542 @ 0x9ee │ │ │ │ tstcs r3, #64, 12 @ 0x4000000 │ │ │ │ - blx 1d3eacc <__read_chk@plt+0x1cd96f8> │ │ │ │ + blx 1d3ea5c <__read_chk@plt+0x1cd9688> │ │ │ │ andcs r4, r7, #61865984 @ 0x3b00000 │ │ │ │ andls r2, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xf0bf2002 │ │ │ │ ldmdbmi r1!, {r0, r1, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r6, r1, sl, lsr #17 │ │ │ │ strcc r4, [r1], #-1145 @ 0xfffffb87 │ │ │ │ - blx ffa3eb4a <__read_chk@plt+0xff9d9776> │ │ │ │ + blx fe43eada <__read_chk@plt+0xfe3d9706> │ │ │ │ ldmibvs sl, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ ldcle 2, cr4, [r4], {162} @ 0xa2 │ │ │ │ - blmi a95084 <__read_chk@plt+0xa2fcb0> │ │ │ │ + blmi a95014 <__read_chk@plt+0xa2fc40> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls ffddc844 <__read_chk@plt+0xffd77470> │ │ │ │ + blls ffddc7d4 <__read_chk@plt+0xffd77400> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle pc, r0, lsl #6 │ │ │ │ ldclvc 5, cr15, [r5, #-52]! @ 0xffffffcc │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf10968e8 │ │ │ │ @ instruction: 0xf0db0124 │ │ │ │ cmpplt r0, r5, ror ip @ p-variant is OBSOLETE │ │ │ │ stmiavs r8!, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ ldrdne pc, [ip], #131 @ 0x83 @ │ │ │ │ - stc 7, cr15, [r4], {98} @ 0x62 │ │ │ │ + ldc 7, cr15, [ip], #-392 @ 0xfffffe78 │ │ │ │ ldmdbmi lr, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7624479 │ │ │ │ - strmi lr, [r7], -sl, asr #18 │ │ │ │ + strmi lr, [r7], -r2, lsl #19 │ │ │ │ stmiavs r8!, {r0, r1, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f3a902 │ │ │ │ - orrlt pc, r0, pc, lsr #28 │ │ │ │ + ldrdlt pc, [r0, r7] │ │ │ │ @ instruction: 0x46384918 │ │ │ │ vhsub.s8 d2, d13, d5 │ │ │ │ ldrbtmi r2, [r9], #-2202 @ 0xfffff766 │ │ │ │ - ldmdb sl!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r2!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8984607 │ │ │ │ - blcs 10e840 <__read_chk@plt+0xa946c> │ │ │ │ + blcs 10e7d0 <__read_chk@plt+0xa93fc> │ │ │ │ @ instruction: 0xf8dfd1ac │ │ │ │ ldrbtmi r8, [r8], #76 @ 0x4c │ │ │ │ ldmdbmi r2, {r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stmdb ip!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r4!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf1b84607 │ │ │ │ mvnle r0, r0, lsl #30 │ │ │ │ ldrsbthi pc, [r8], -pc @ │ │ │ │ @ instruction: 0xe79b44f8 │ │ │ │ - stmia sl!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq ip, [r1], -r4 │ │ │ │ + stmia r2!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq ip, r1, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r1, lr, lsr #3 │ │ │ │ + eorseq ip, r1, lr, lsl r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r2, r6, r6, lsr #6 │ │ │ │ - strdeq r2, [r1], -lr @ │ │ │ │ - andseq r2, r6, r4, lsr r3 │ │ │ │ - ldrhteq ip, [r1], -r0 │ │ │ │ - andseq r2, r6, r0, lsr #5 │ │ │ │ - andseq r2, r6, r2, lsl #5 │ │ │ │ - eoreq r3, r3, r6, lsl #19 │ │ │ │ - andseq r2, r6, r6, ror #4 │ │ │ │ - eoreq r3, r3, ip, ror #18 │ │ │ │ + andseq r2, r6, sl, lsr r2 │ │ │ │ + eoreq r2, r1, r2, lsl r7 │ │ │ │ + andseq r2, r6, r8, asr #4 │ │ │ │ + eorseq ip, r1, r0, lsr #2 │ │ │ │ + @ instruction: 0x001621b4 │ │ │ │ + mulseq r6, r6, r1 │ │ │ │ + mlaeq r3, sl, r8, r3 │ │ │ │ + andseq r2, r6, sl, ror r1 │ │ │ │ + eoreq r3, r3, r0, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec59aa4 <__read_chk@plt+0xfebf46d0> │ │ │ │ + bl fec59a34 <__read_chk@plt+0xfebf4660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r5!, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmdbmi r5!, {r1, r7, ip, sp, pc} │ │ │ │ - blmi a53a94 <__read_chk@plt+0x9ee6c0> │ │ │ │ + blmi a53a24 <__read_chk@plt+0x9ee650> │ │ │ │ ldrbtmi r4, [fp], #-2597 @ 0xfffff5db │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9101 │ │ │ │ ldmpl ip, {r8} │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xb10b3290 │ │ │ │ ldmiblt r0, {r3, r4, fp, sp, lr} │ │ │ │ tstcs r1, lr, lsl r8 │ │ │ │ @ instruction: 0xf9b04478 │ │ │ │ andhi r3, r1, r2 │ │ │ │ - bmi 831650 <__read_chk@plt+0x7cc27c> │ │ │ │ + bmi 8315e0 <__read_chk@plt+0x7cc20c> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, pc, lsl r1 │ │ │ │ andcs fp, r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xf0dc4669 │ │ │ │ stmdavs r4!, {r0, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1284 @ 0x504 @ │ │ │ │ addscc pc, r0, #13828096 @ 0xd30000 │ │ │ │ addmi r6, r2, #1703936 @ 0x1a0000 │ │ │ │ stmdacs r0, {r2, r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf762dade │ │ │ │ - stmdavs r3, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ sbcsle r2, r9, r4, lsl #22 │ │ │ │ subpl pc, sl, r4, lsl #10 │ │ │ │ @ instruction: 0xf0e73010 │ │ │ │ - ldrb pc, [r3, r7, lsl #19] @ │ │ │ │ + ldrb pc, [r3, pc, lsr #18] @ │ │ │ │ andcs r9, r0, #0, 18 │ │ │ │ smlabtcs r0, r3, r9, lr │ │ │ │ @ instruction: 0xf762e7d5 │ │ │ │ - andcc lr, r8, r2, asr #16 │ │ │ │ - bl 5c06c4 <__read_chk@plt+0x55b2f0> │ │ │ │ - ldrsbteq fp, [r1], -r4 │ │ │ │ + andcc lr, r8, sl, ror r8 │ │ │ │ + bl 13c0654 <__read_chk@plt+0x135b280> │ │ │ │ + eorseq ip, r1, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r1, lr, asr #31 │ │ │ │ + eorseq ip, r1, lr, lsr r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrhteq fp, [r7], -r0 │ │ │ │ - mlaseq r1, lr, pc, fp @ │ │ │ │ + eorseq fp, r7, r0, lsr #8 │ │ │ │ + eorseq ip, r1, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec59b60 <__read_chk@plt+0xfebf478c> │ │ │ │ + bl fec59af0 <__read_chk@plt+0xfebf471c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ @ instruction: 0xf0e54c0c │ │ │ │ - stmdbmi ip, {r0, r1, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi ip, {r0, r1, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [ip], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ - blmi 3c16c8 <__read_chk@plt+0x35c2f4> │ │ │ │ + blmi 3c1658 <__read_chk@plt+0x35c284> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blmi 370e30 <__read_chk@plt+0x30ba5c> │ │ │ │ + blmi 370dc0 <__read_chk@plt+0x30b9ec> │ │ │ │ stmiapl r3!, {r0, r9, sp}^ │ │ │ │ andlt r6, r2, sl, lsl r0 │ │ │ │ - blmi 2f1dd0 <__read_chk@plt+0x28c9fc> │ │ │ │ + blmi 2f1d60 <__read_chk@plt+0x28c98c> │ │ │ │ stmiapl r3!, {r0, r8, sp}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ - b ffa40720 <__read_chk@plt+0xff9db34c> │ │ │ │ - eorseq fp, r1, r2, lsl pc │ │ │ │ + bl 8406b0 <__read_chk@plt+0x7db2dc> │ │ │ │ + eorseq fp, r1, r2, lsl #31 │ │ │ │ @ instruction: 0xffffffe1 │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec59bb8 <__read_chk@plt+0xfebf47e4> │ │ │ │ + bl fec59b48 <__read_chk@plt+0xfebf4774> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stcmi 0, cr2, [r7], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xf0e04479 │ │ │ │ - stmdbmi r6!, {r0, r1, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi r6!, {r0, r1, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [ip], #-1 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ stmdbmi r4!, {r0, r2, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-15 │ │ │ │ - blx 93eab2 <__read_chk@plt+0x8d96de> │ │ │ │ + blx 93ea42 <__read_chk@plt+0x8d966e> │ │ │ │ stmiapl r3!, {r1, r5, r8, r9, fp, lr}^ │ │ │ │ - blcs 29ca54 <__read_chk@plt+0x237680> │ │ │ │ + blcs 29c9e4 <__read_chk@plt+0x237610> │ │ │ │ stmdbmi r1!, {r2, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-28 @ 0xffffffe4 │ │ │ │ - blx 6beac6 <__read_chk@plt+0x6596f2> │ │ │ │ + blx 6bea56 <__read_chk@plt+0x659682> │ │ │ │ andcs r4, ip, pc, lsl r9 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ tstpcs r1, r1, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf034200d │ │ │ │ tstpcs r1, sp, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0342002 │ │ │ │ tstpcs r1, r9, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0342014 │ │ │ │ ldmdbmi r8, {r0, r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ andscs r4, r1, r9, ror r4 │ │ │ │ - blt beaf4 <__read_chk@plt+0x59720> │ │ │ │ + blt bea84 <__read_chk@plt+0x596b0> │ │ │ │ andcs r4, r4, r5, lsl ip │ │ │ │ @ instruction: 0x4621447c │ │ │ │ - blx fff3eb00 <__read_chk@plt+0xffed972c> │ │ │ │ + blx fff3ea90 <__read_chk@plt+0xffed96bc> │ │ │ │ andcs r4, r5, r1, lsr #12 │ │ │ │ - blx ffe3eb08 <__read_chk@plt+0xffdd9734> │ │ │ │ + blx ffe3ea98 <__read_chk@plt+0xffdd96c4> │ │ │ │ andcs r4, r7, r1, lsr #12 │ │ │ │ - blx ffd3eb10 <__read_chk@plt+0xffcd973c> │ │ │ │ + blx ffd3eaa0 <__read_chk@plt+0xffcd96cc> │ │ │ │ andcs r4, fp, r1, lsr #12 │ │ │ │ - blx ffc3eb18 <__read_chk@plt+0xffbd9744> │ │ │ │ + blx ffc3eaa8 <__read_chk@plt+0xffbd96d4> │ │ │ │ andscs r4, pc, r1, lsr #12 │ │ │ │ - blx ffb3eb20 <__read_chk@plt+0xffad974c> │ │ │ │ + blx ffb3eab0 <__read_chk@plt+0xffad96dc> │ │ │ │ andcs r4, r3, r1, lsr #12 │ │ │ │ - blx ffa3eb28 <__read_chk@plt+0xff9d9754> │ │ │ │ + blx ffa3eab8 <__read_chk@plt+0xff9d96e4> │ │ │ │ svclt 0x0000e7c7 │ │ │ │ - andseq r2, r6, r4, asr r1 │ │ │ │ - ldrhteq fp, [r1], -r6 │ │ │ │ + andseq r2, r6, r8, rrx │ │ │ │ + eorseq fp, r1, r6, lsr #30 │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ muleq r0, r7, r4 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0xffffff67 │ │ │ │ @ instruction: 0xfffffcbd │ │ │ │ @ instruction: 0xfffffe7d │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec59c88 <__read_chk@plt+0xfebf48b4> │ │ │ │ + bl fec59c18 <__read_chk@plt+0xfebf4844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r7!, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ strtmi r4, [r2], -r4, lsl #12 │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ @ instruction: 0xf0e04e25 │ │ │ │ - @ instruction: 0x3c00fa79 │ │ │ │ + @ instruction: 0x3c00fa21 │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ strtmi r2, [r1], -r4 │ │ │ │ @ instruction: 0xf034447e │ │ │ │ mcrrne 10, 11, pc, r3, cr9 @ │ │ │ │ strtmi sp, [r1], -r9, lsr #32 │ │ │ │ @ instruction: 0xf0342005 │ │ │ │ @ instruction: 0x4621fab3 │ │ │ │ @@ -161219,87 +161191,87 @@ │ │ │ │ @ instruction: 0x4621fa9b │ │ │ │ @ instruction: 0xf0342001 │ │ │ │ @ instruction: 0x4621fa97 │ │ │ │ @ instruction: 0xf034200f │ │ │ │ @ instruction: 0x4621fa93 │ │ │ │ pop {r1, sp} │ │ │ │ @ instruction: 0xf0344070 │ │ │ │ - blmi 3f153c <__read_chk@plt+0x38c168> │ │ │ │ + blmi 3f14cc <__read_chk@plt+0x38c0f8> │ │ │ │ ldmpl r3!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf762681c │ │ │ │ - stmdavs r0, {r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ mcr2 0, 3, pc, cr6, cr11, {6} @ │ │ │ │ strmi r4, [r3], -r7, lsl #20 │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0xf7614620 │ │ │ │ - @ instruction: 0x4628ec3a │ │ │ │ - bl 13408b0 <__read_chk@plt+0x12db4dc> │ │ │ │ - mulseq r6, r2, r0 │ │ │ │ - ldrsbteq fp, [r1], -ip │ │ │ │ + @ instruction: 0x4628ec72 │ │ │ │ + bl fe140840 <__read_chk@plt+0xfe0db46c> │ │ │ │ + andseq r1, r6, r6, lsr #31 │ │ │ │ + eorseq fp, r1, ip, asr #28 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andseq r2, r6, lr, lsl r0 │ │ │ │ + andseq r1, r6, r2, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl fec59d44 <__read_chk@plt+0xfebf4970> │ │ │ │ + bl fec59cd4 <__read_chk@plt+0xfebf4900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 58696c <__read_chk@plt+0x521598> │ │ │ │ - blmi 5aedc4 <__read_chk@plt+0x5499f0> │ │ │ │ + bmi 5868fc <__read_chk@plt+0x521528> │ │ │ │ + blmi 5aed54 <__read_chk@plt+0x549980> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldmpl r3, {r0, sp}^ │ │ │ │ tstls fp, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xff8ef7ff │ │ │ │ @ instruction: 0xf0762000 │ │ │ │ stmdbmi ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r1, #100, 6 @ 0x90000001 │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcge 4, cr1, [r2], {-0} │ │ │ │ @ instruction: 0x46204619 │ │ │ │ - stmib sl!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ rsbcc pc, fp, sp, lsl #17 │ │ │ │ - @ instruction: 0xff0cf77e │ │ │ │ + @ instruction: 0xff0af77e │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ - bl 640918 <__read_chk@plt+0x5db544> │ │ │ │ - eorseq fp, r1, r2, lsr sp │ │ │ │ + bl 14408a8 <__read_chk@plt+0x13db4d4> │ │ │ │ + eorseq fp, r1, r2, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, r6, ip, ror #31 │ │ │ │ + andseq r1, r6, r0, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec59da8 <__read_chk@plt+0xfebf49d4> │ │ │ │ + bl fec59d38 <__read_chk@plt+0xfebf4964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - blx e3ec88 <__read_chk@plt+0xdd98b4> │ │ │ │ + blx e3ec18 <__read_chk@plt+0xdd9844> │ │ │ │ pop {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-8 │ │ │ │ @ instruction: 0xf034200f │ │ │ │ svclt 0x0000ba2d │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ @ instruction: 0x000002b3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec59dd8 <__read_chk@plt+0xfebf4a04> │ │ │ │ + bl fec59d68 <__read_chk@plt+0xfebf4994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ @ instruction: 0xf0344608 │ │ │ │ tstpcs r1, sp, lsl sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ @ instruction: 0xf034200f │ │ │ │ svclt 0x0000ba17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec59dfc <__read_chk@plt+0xfebf4a28> │ │ │ │ + bl fec59d8c <__read_chk@plt+0xfebf49b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi r5, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ mcrrmi 0, 0, r2, r5, cr1 │ │ │ │ @ instruction: 0xf0e04479 │ │ │ │ - blmi 1241314 <__read_chk@plt+0x11dbf40> │ │ │ │ + blmi 1241144 <__read_chk@plt+0x11dbd70> │ │ │ │ stmiapl r5!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf01110fd │ │ │ │ cmple r3, r0, lsl r4 │ │ │ │ - blx 43ed32 <__read_chk@plt+0x3d995e> │ │ │ │ + blx 43ecc2 <__read_chk@plt+0x3d98ee> │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ @ instruction: 0xb18b32b8 │ │ │ │ @ instruction: 0x07917e1a │ │ │ │ ldmvs sl, {r0, r2, r3, r4, r6, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf103b122 │ │ │ │ @ instruction: 0xf0aa0008 │ │ │ │ @@ -161309,194 +161281,194 @@ │ │ │ │ stmdavs r8!, {r0, r1, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ subpl pc, r0, #0, 10 │ │ │ │ adcscc pc, ip, #13762560 @ 0xd20000 │ │ │ │ mrcvc 1, 0, fp, cr10, cr11, {3} │ │ │ │ ldrtle r0, [r8], #-1938 @ 0xfffff86e │ │ │ │ @ instruction: 0xb122689a │ │ │ │ andeq pc, r8, r3, lsl #2 │ │ │ │ - blx 93ef18 <__read_chk@plt+0x8d9b44> │ │ │ │ + blx 93eea8 <__read_chk@plt+0x8d9ad4> │ │ │ │ @ instruction: 0xf5006828 │ │ │ │ eorscc r5, ip, sl, asr #32 │ │ │ │ - blx 1fbef78 <__read_chk@plt+0x1f59ba4> │ │ │ │ + blx 1fbef08 <__read_chk@plt+0x1f59b34> │ │ │ │ stmibvs r3, {r3, r5, fp, sp, lr}^ │ │ │ │ svclt 0x00c82b00 │ │ │ │ stcle 4, cr2, [r5], {-0} │ │ │ │ stmdavs r8!, {r0, r1, r4, sp, lr, pc} │ │ │ │ stmibvs r3, {r0, sl, ip, sp}^ │ │ │ │ - ble 493704 <__read_chk@plt+0x42e330> │ │ │ │ + ble 493694 <__read_chk@plt+0x42e2c0> │ │ │ │ @ instruction: 0xf8536a03 │ │ │ │ stmdacs r0, {r2, r5} │ │ │ │ svcvc 0x0003d0f5 │ │ │ │ ldrbtle r0, [r2], #1947 @ 0x79b │ │ │ │ stc2 0, cr15, [r8, #776]! @ 0x308 │ │ │ │ strcc r6, [r1], #-2088 @ 0xfffff7d8 │ │ │ │ addsmi r6, ip, #3194880 @ 0x30c000 │ │ │ │ strdcs sp, [r0], -r0 │ │ │ │ - @ instruction: 0xf890f0e4 │ │ │ │ + @ instruction: 0xf838f0e4 │ │ │ │ @ instruction: 0xf0762001 │ │ │ │ ldmdbmi r9, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - stmdblt r2!, {r5, r6, r7, ip, sp, lr, pc}^ │ │ │ │ + stmdblt sl, {r5, r6, r7, ip, sp, lr, pc} │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ @ instruction: 0xf0e42000 │ │ │ │ - blmi 630edc <__read_chk@plt+0x5cbb08> │ │ │ │ + blmi 630d0c <__read_chk@plt+0x5cb938> │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ @ instruction: 0x2190f8d3 │ │ │ │ svclt 0x00183a00 │ │ │ │ @ instruction: 0xf0482201 │ │ │ │ stmdavs r8!, {r0, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ adcscc pc, ip, #13828096 @ 0xd30000 │ │ │ │ - blmi 47cbd0 <__read_chk@plt+0x4177fc> │ │ │ │ + blmi 47cb60 <__read_chk@plt+0x41778c> │ │ │ │ ldrbtmi r4, [fp], #-1569 @ 0xfffff9df │ │ │ │ @ instruction: 0x2190f8d3 │ │ │ │ svclt 0x00183a00 │ │ │ │ @ instruction: 0xf0482201 │ │ │ │ stmdavs r8!, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1280 @ 0x500 @ │ │ │ │ adcscc pc, r8, #13828096 @ 0xd30000 │ │ │ │ svclt 0x0000e791 │ │ │ │ - andseq r1, r6, r4, ror pc │ │ │ │ - eorseq fp, r1, r4, ror ip │ │ │ │ + andseq r1, r6, r8, lsl #29 │ │ │ │ + eorseq fp, r1, r4, ror #25 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r6, ip, asr #29 │ │ │ │ - eorseq sl, r7, lr, lsr #31 │ │ │ │ - eorseq sl, r7, lr, lsl #31 │ │ │ │ + andseq r1, r6, r0, ror #27 │ │ │ │ + eorseq fp, r7, lr, lsl r0 │ │ │ │ + ldrshteq sl, [r7], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec59f38 <__read_chk@plt+0xfebf4b64> │ │ │ │ + bl fec59ec8 <__read_chk@plt+0xfebf4af4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r3], {248} @ 0xf8 │ │ │ │ ldrbtmi r4, [ip], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf503b13b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830202 │ │ │ │ strdcs r2, [r1], -r4 │ │ │ │ mrc2 7, 4, pc, cr0, cr15, {7} │ │ │ │ andcs r4, r1, ip, lsl #18 │ │ │ │ @ instruction: 0xf0e04479 │ │ │ │ - blmi 4011b8 <__read_chk@plt+0x39bde4> │ │ │ │ + blmi 400fe8 <__read_chk@plt+0x39bc14> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ orrscs pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xff3ef7ff │ │ │ │ stmiapl r3!, {r3, r8, r9, fp, lr}^ │ │ │ │ tstlt r8, r8, lsl r8 │ │ │ │ - stmia r6, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm lr!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7622000 │ │ │ │ - svclt 0x0000e932 │ │ │ │ - eorseq fp, r1, r2, asr #22 │ │ │ │ + svclt 0x0000e96a │ │ │ │ + ldrhteq fp, [r1], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r6, r8, asr #28 │ │ │ │ - eorseq sl, r7, sl, lsl pc │ │ │ │ + andseq r1, r6, ip, asr sp │ │ │ │ + eorseq sl, r7, sl, lsl #31 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ - bl fec59fa8 <__read_chk@plt+0xfebf4bd4> │ │ │ │ + bl fec59f38 <__read_chk@plt+0xfebf4b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ mcrmi 15, 1, r0, cr8, cr0, {4} │ │ │ │ - blmi b145c4 <__read_chk@plt+0xaaf1f0> │ │ │ │ + blmi b14554 <__read_chk@plt+0xaaf180> │ │ │ │ ldrbtmi fp, [lr], #-155 @ 0xffffff65 │ │ │ │ andcs r4, r1, r7, lsr #18 │ │ │ │ ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ ldmpl r3!, {r1, r2, r5, r8, sl, fp, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9319 │ │ │ │ @ instruction: 0xf0e00300 │ │ │ │ - stmdbmi r3!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi r3!, {r0, r1, r2, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7614479 │ │ │ │ - stccs 14, cr14, [r1], {104} @ 0x68 │ │ │ │ - blmi 93a2ac <__read_chk@plt+0x8d4ed8> │ │ │ │ + stccs 14, cr14, [r1], {160} @ 0xa0 │ │ │ │ + blmi 93a23c <__read_chk@plt+0x8d4e68> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stcge 4, cr0, [r5], {-0} │ │ │ │ cmpcs r0, #134217728 @ 0x8000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strtmi r2, [r0], -r0, lsl #12 │ │ │ │ - stmda ip!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r4!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbvs pc, r3, sp, lsl #17 │ │ │ │ mrc2 7, 7, pc, cr8, cr15, {7} │ │ │ │ @ instruction: 0x46204631 │ │ │ │ - @ instruction: 0xf924f0e6 │ │ │ │ + @ instruction: 0xf8ccf0e6 │ │ │ │ @ instruction: 0xff4ef009 │ │ │ │ @ instruction: 0xf9c8f7ac │ │ │ │ stmiapl ip!, {r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d16, #133 @ 0x00000085 │ │ │ │ - @ instruction: 0xf0e400c0 │ │ │ │ - stmdavs r0!, {r0, r1, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xffaef0e3 │ │ │ │ + @ instruction: 0xf0e300c0 │ │ │ │ + stmdavs r0!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xff56f0e3 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ - blmi 4826cc <__read_chk@plt+0x41d2f8> │ │ │ │ + blmi 48265c <__read_chk@plt+0x41d288> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf762b108 │ │ │ │ - andcs lr, r0, r8, ror #16 │ │ │ │ - ldmib sl!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andcs lr, r0, r0, lsr #17 │ │ │ │ + ldmib r2!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ svclt 0x0000e7cb │ │ │ │ - eorseq fp, r1, lr, asr #21 │ │ │ │ + eorseq fp, r1, lr, lsr fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r1, r6, sl, lsl lr │ │ │ │ - eorseq fp, r1, r0, asr #21 │ │ │ │ - andseq r1, r6, r4, lsr lr │ │ │ │ - andseq r1, r6, r4, ror #27 │ │ │ │ + andseq r1, r6, lr, lsr #26 │ │ │ │ + eorseq fp, r1, r0, lsr fp │ │ │ │ + andseq r1, r6, r8, asr #26 │ │ │ │ + @ instruction: 0x00161cf8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ - andseq r1, r6, r6, lsl #27 │ │ │ │ + mulseq r6, sl, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec5a07c <__read_chk@plt+0xfebf4ca8> │ │ │ │ + bl fec5a00c <__read_chk@plt+0xfebf4c38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strdcs r0, [r1], -r8 │ │ │ │ @ instruction: 0xf7ff4c11 │ │ │ │ ldmdbmi r1, {r0, r1, r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [ip], #-1 │ │ │ │ @ instruction: 0xf0e04479 │ │ │ │ - blmi 50108c <__read_chk@plt+0x49bcb8> │ │ │ │ + blmi 500ebc <__read_chk@plt+0x49bae8> │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ orrscs pc, r0, r3, asr #17 │ │ │ │ mcr2 7, 5, pc, cr8, cr15, {7} @ │ │ │ │ stmiapl r3!, {r2, r3, r8, r9, fp, lr}^ │ │ │ │ tstlt r8, r8, lsl r8 │ │ │ │ - ldmda r0!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #163840 @ 0x28000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r8, #388]! @ 0x184 │ │ │ │ + cdp 7, 3, cr15, cr0, cr1, {3} │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ - b 20c0c4c <__read_chk@plt+0x205b878> │ │ │ │ + b feec0bdc <__read_chk@plt+0xfee5b808> │ │ │ │ @ instruction: 0xf7612000 │ │ │ │ - svclt 0x0000e97a │ │ │ │ - ldrshteq fp, [r1], -r6 │ │ │ │ - andseq r1, r6, ip, lsr #27 │ │ │ │ - eorseq sl, r7, lr, ror #27 │ │ │ │ + svclt 0x0000e9b2 │ │ │ │ + eorseq fp, r1, r6, ror #20 │ │ │ │ + andseq r1, r6, r0, asr #25 │ │ │ │ + eorseq sl, r7, lr, asr lr │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ - andseq r1, r6, r6, lsr #27 │ │ │ │ + @ instruction: 0x00161cba │ │ │ │ andscs r4, ip, r2, lsl #18 │ │ │ │ @ instruction: 0xf0344479 │ │ │ │ svclt 0x0000b89b │ │ │ │ @ instruction: 0xfffffa71 │ │ │ │ - bmi 455b24 <__read_chk@plt+0x3f0750> │ │ │ │ + bmi 455ab4 <__read_chk@plt+0x3f06e0> │ │ │ │ ldmpl sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdblt r2!, {r1, r4, fp, sp, lr} │ │ │ │ tstcs r1, fp, lsl #20 │ │ │ │ mulsvs r9, fp, r8 │ │ │ │ strlt r4, [r0, #-1904] @ 0xfffff890 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ addlt r4, r3, r6, lsl #20 │ │ │ │ ldmpl fp, {r0, r8, sp} │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ - stmda r0!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlaseq r1, r0, r9, fp │ │ │ │ + ldmda r8, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq fp, r1, r0, lsl #20 │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a13c <__read_chk@plt+0xfebf4d68> │ │ │ │ + bl fec5a0cc <__read_chk@plt+0xfebf4cf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [lr], {240} @ 0xf0 │ │ │ │ stcmi 0, cr2, [lr, #-8] │ │ │ │ @ instruction: 0x4621447c │ │ │ │ @ instruction: 0xf034447d │ │ │ │ addmi pc, r4, #6750208 @ 0x670000 │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ @@ -161506,24 +161478,24 @@ │ │ │ │ teqlt r3, fp, lsl r8 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf7abb10b │ │ │ │ strdcs pc, [r1], -fp │ │ │ │ svclt 0x0000bd38 │ │ │ │ @ instruction: 0xfffff749 │ │ │ │ - eorseq fp, r1, r8, lsr r9 │ │ │ │ + eorseq fp, r1, r8, lsr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec5a190 <__read_chk@plt+0xfebf4dbc> │ │ │ │ + bl fec5a120 <__read_chk@plt+0xfebf4d4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r7], {248} @ 0xf8 │ │ │ │ andcs r2, r2, r1, lsl #2 │ │ │ │ @ instruction: 0xf034447c │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ - blmi 637030 <__read_chk@plt+0x5d1c5c> │ │ │ │ + blmi 636fc0 <__read_chk@plt+0x5d1bec> │ │ │ │ stmiapl r4!, {sp}^ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf02220fd │ │ │ │ @ instruction: 0xf8830208 │ │ │ │ @ instruction: 0xf03320fd │ │ │ │ stmdavs r3!, {r0, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -161535,133 +161507,133 @@ │ │ │ │ stmdavs r3!, {r0, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf44fbd10 │ │ │ │ ldrb r5, [r5, r0, asr #6]! │ │ │ │ - eorseq fp, r1, r8, ror #17 │ │ │ │ + eorseq fp, r1, r8, asr r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a204 <__read_chk@plt+0xfebf4e30> │ │ │ │ + bl fec5a194 <__read_chk@plt+0xfebf4dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi sl, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r4, r5, #5242880 @ 0x500000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf7614c08 │ │ │ │ - strtmi lr, [sl], -sl, asr #26 │ │ │ │ + strtmi lr, [sl], -r2, lsl #27 │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ - stmib lr, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 2c0d3c <__read_chk@plt+0x25b968> │ │ │ │ ldrbtmi r4, [ip], #-2821 @ 0xfffff4fb │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ - ldmdalt sl, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - andseq r1, r6, sl, ror ip │ │ │ │ - eorseq fp, r1, lr, asr r8 │ │ │ │ + ldmlt r2, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + andseq r1, r6, lr, lsl #23 │ │ │ │ + eorseq fp, r1, lr, asr #17 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec5a248 <__read_chk@plt+0xfebf4e74> │ │ │ │ + bl fec5a1d8 <__read_chk@plt+0xfebf4e04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdbmi ip, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-3083 @ 0xfffff3f5 │ │ │ │ - stc 7, cr15, [r8, #-388]! @ 0xfffffe7c │ │ │ │ + stcl 7, cr15, [r0, #-388]! @ 0xfffffe7c │ │ │ │ @ instruction: 0xf761447c │ │ │ │ - stmdbmi r9, {r3, r4, r8, fp, sp, lr, pc} │ │ │ │ + stmdbmi r9, {r4, r6, r8, fp, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7614479 │ │ │ │ - @ instruction: 0xf761ed20 │ │ │ │ - blmi 2bd4b4 <__read_chk@plt+0x2580e0> │ │ │ │ + @ instruction: 0xf761ed58 │ │ │ │ + blmi 2bd524 <__read_chk@plt+0x258150> │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs r8, {r4, lr} │ │ │ │ - ldmdalt r4!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - andseq r1, r6, lr, ror #24 │ │ │ │ - eorseq fp, r1, r8, lsr #16 │ │ │ │ - mulseq r6, r4, ip │ │ │ │ + stmdalt ip!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + andseq r1, r6, r2, lsl #23 │ │ │ │ + mlaseq r1, r8, r8, fp │ │ │ │ + andseq r1, r6, r8, lsr #23 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5a298 <__read_chk@plt+0xfebf4ec4> │ │ │ │ + bl fec5a228 <__read_chk@plt+0xfebf4e54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ @ instruction: 0xf5044911 │ │ │ │ andcs r5, r9, r0, asr #10 │ │ │ │ @ instruction: 0xf8d54479 │ │ │ │ ldmdavs lr, {r7, r9, ip, sp}^ │ │ │ │ - @ instruction: 0xff6ef0df │ │ │ │ + @ instruction: 0xff16f0df │ │ │ │ ldc2l 7, cr15, [r0, #-680]! @ 0xfffffd58 │ │ │ │ - blx 93f0be <__read_chk@plt+0x8d9cea> │ │ │ │ + blx 93f04e <__read_chk@plt+0x8d9c7a> │ │ │ │ stc2l 0, cr15, [r2], #-28 @ 0xffffffe4 │ │ │ │ - ldc2l 0, cr15, [r8, #-912]! @ 0xfffffc70 │ │ │ │ + stc2 0, cr15, [r0, #-912]! @ 0xfffffc70 │ │ │ │ addeq pc, r0, #13959168 @ 0xd50000 │ │ │ │ - @ instruction: 0xffc4f0e4 │ │ │ │ + @ instruction: 0xff6cf0e4 │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ adcsmi r6, r3, #5963776 @ 0x5b0000 │ │ │ │ ldcllt 1, cr13, [r0, #-0] │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ pop {r8, sp} │ │ │ │ @ instruction: 0xf06f4070 │ │ │ │ svclt 0x0000bdf5 │ │ │ │ - andseq r1, r6, ip, ror ip │ │ │ │ + mulseq r6, r0, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a2f4 <__read_chk@plt+0xfebf4f20> │ │ │ │ + bl fec5a284 <__read_chk@plt+0xfebf4eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [sl, #-960] @ 0xfffffc40 │ │ │ │ - blmi 794910 <__read_chk@plt+0x72f53c> │ │ │ │ + blmi 7948a0 <__read_chk@plt+0x72f4cc> │ │ │ │ stmiapl fp!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstlt r8, r8, lsl r8 │ │ │ │ - svc 0x00f0f761 │ │ │ │ + stmda r8!, {r1, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0e5b1a4 │ │ │ │ - blmi 6c2d08 <__read_chk@plt+0x65d934> │ │ │ │ + blmi 6c2b38 <__read_chk@plt+0x65d764> │ │ │ │ stmdavs r0!, {r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp2 0, 0, cr15, cr8, cr3, {7} │ │ │ │ + ldc2 0, cr15, [r0, #908]! @ 0x38c │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d16, #133 @ 0x00000085 │ │ │ │ @ instruction: 0xf0e300c0 │ │ │ │ - stmdavs r0!, {r0, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffaef7ff │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ - blx 16bf200 <__read_chk@plt+0x1659e2c> │ │ │ │ + blx 16bf190 <__read_chk@plt+0x1659dbc> │ │ │ │ stmiapl sp!, {r0, r1, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d16, #133 @ 0x00000085 │ │ │ │ @ instruction: 0xf0e300c0 │ │ │ │ - stmdavs r8!, {r0, r1, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - cdp2 0, 1, cr15, cr10, cr3, {7} │ │ │ │ + stmdavs r8!, {r0, r1, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stc2l 0, cr15, [r2, #908] @ 0x38c │ │ │ │ strtmi r4, [r1], -r0, lsr #12 │ │ │ │ - @ instruction: 0xff7af0e5 │ │ │ │ + @ instruction: 0xff22f0e5 │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ - eorseq fp, r1, r4, lsl #15 │ │ │ │ + ldrshteq fp, [r1], -r4 │ │ │ │ @ instruction: 0x000008b0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5a378 <__read_chk@plt+0xfebf4fa4> │ │ │ │ + bl fec5a308 <__read_chk@plt+0xfebf4f34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ bfieq r4, sp, (invalid: 23:12) │ │ │ │ andls r4, r5, fp, ror r4 │ │ │ │ ldrle r9, [fp, #-774]! @ 0xfffffcfa │ │ │ │ strbeq r6, [sl, r1, asr #16] │ │ │ │ - bmi fe7b8364 <__read_chk@plt+0xfe752f90> │ │ │ │ + bmi fe7b82f4 <__read_chk@plt+0xfe752f20> │ │ │ │ ldrbtmi r0, [sl], #-1931 @ 0xfffff875 │ │ │ │ - blmi fe77876c <__read_chk@plt+0xfe713398> │ │ │ │ + blmi fe7786fc <__read_chk@plt+0xfe713328> │ │ │ │ ldrbtmi r0, [fp], #-1869 @ 0xfffff8b3 │ │ │ │ ldmmi r8, {r2, r4, r5, r6, r8, sl, ip, lr, pc} │ │ │ │ ldrbtmi r0, [r8], #-1676 @ 0xfffff974 │ │ │ │ ldcmi 5, cr13, [r7], {116} @ 0x74 │ │ │ │ ldrbtmi r0, [ip], #-1805 @ 0xfffff8f3 │ │ │ │ ldcmi 5, cr13, [r6, #464] @ 0x1d0 │ │ │ │ ldrbtmi r0, [sp], #-1609 @ 0xfffff9b7 │ │ │ │ ldmibmi r5, {r2, r4, r5, r6, r8, sl, ip, lr, pc} │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldmibmi r4, {r1, r8, ip, lr} │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ ldrbtmi r2, [r9], #-5 │ │ │ │ - mcr2 0, 7, pc, cr0, cr15, {6} @ │ │ │ │ + mcr2 0, 4, pc, cr8, cr15, {6} @ │ │ │ │ vqdmulh.s d25, d0, d5 │ │ │ │ ldmdavs fp, {r0, r1, ip}^ │ │ │ │ @ instruction: 0xf0004018 │ │ │ │ @ instruction: 0x065b80b9 │ │ │ │ andcs sp, r0, r2, lsl #10 │ │ │ │ @ instruction: 0xff82f7ff │ │ │ │ andscs r4, r1, fp, lsl #23 │ │ │ │ @@ -161674,15 +161646,15 @@ │ │ │ │ ldrle r0, [sp, #-1933] @ 0xfffff873 │ │ │ │ vqdmulh.s d25, d0, d5 │ │ │ │ ldmdavs fp, {r0, r1, r9, ip}^ │ │ │ │ @ instruction: 0xf0004213 │ │ │ │ ldrbeq r8, [ip], -ip, lsl #1 │ │ │ │ andcs sp, r1, lr, lsl #10 │ │ │ │ @ instruction: 0xff66f7ff │ │ │ │ - bls 296020 <__read_chk@plt+0x230c4c> │ │ │ │ + bls 295fb0 <__read_chk@plt+0x230bdc> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ andscs r2, r1, r0, lsl #2 │ │ │ │ mrc2 0, 7, pc, cr0, cr3, {1} │ │ │ │ @@ -161690,15 +161662,15 @@ │ │ │ │ ldrtle r0, [r0], #-1864 @ 0xfffff8b8 │ │ │ │ ldrble r0, [r9, #1801] @ 0x709 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf100065a │ │ │ │ vhadd.s8 d24, d16, d26 │ │ │ │ andsmi r1, r3, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf0e5d1d0 │ │ │ │ - blmi 1d018e0 <__read_chk@plt+0x1c9c50c> │ │ │ │ + blmi 1d01710 <__read_chk@plt+0x1c9c33c> │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ @ instruction: 0xe7c120f4 │ │ │ │ streq r4, [fp, r9, ror #20] │ │ │ │ @@ -161708,154 +161680,154 @@ │ │ │ │ streq r4, [ip], r7, ror #16 │ │ │ │ strle r4, [sl], #1144 @ 0x478 │ │ │ │ streq r4, [sp, -r6, ror #24] │ │ │ │ strle r4, [sl], #1148 @ 0x47c │ │ │ │ strbeq r4, [r9], -r5, ror #26 │ │ │ │ strle r4, [sl], #1149 @ 0x47d │ │ │ │ ldrbtmi r4, [r9], #-2404 @ 0xfffff69c │ │ │ │ - blmi 187d0d0 <__read_chk@plt+0x1817cfc> │ │ │ │ - bls 28b6b4 <__read_chk@plt+0x2262e0> │ │ │ │ + blmi 187d060 <__read_chk@plt+0x1817c8c> │ │ │ │ + bls 28b644 <__read_chk@plt+0x226270> │ │ │ │ ldmpl r4, {r1, r2, r3, sp}^ │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d19, #184 @ 0x000000b8 │ │ │ │ movwls r0, #37824 @ 0x93c0 │ │ │ │ mcr2 0, 5, pc, cr12, cr3, {1} @ │ │ │ │ - bmi 181d358 <__read_chk@plt+0x17b7f84> │ │ │ │ + bmi 181d2e8 <__read_chk@plt+0x17b7f14> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbtmi r9, [sl], #-8 │ │ │ │ @ instruction: 0xf8939207 │ │ │ │ @ instruction: 0xf0222118 │ │ │ │ @ instruction: 0xf8830208 │ │ │ │ @ instruction: 0xf8932118 │ │ │ │ @ instruction: 0xf04220fe │ │ │ │ @ instruction: 0xf8830210 │ │ │ │ - blls 2cb6e8 <__read_chk@plt+0x266314> │ │ │ │ + blls 2cb678 <__read_chk@plt+0x2662a4> │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ teqle r8, r0, lsl #22 │ │ │ │ tstcs r2, r5, lsl #22 │ │ │ │ @ instruction: 0xf413685b │ │ │ │ rsble r6, r7, r0 │ │ │ │ ldrbtmi r4, [r8], #-2126 @ 0xfffff7b2 │ │ │ │ @ instruction: 0xf7613008 │ │ │ │ - blmi 147ef28 <__read_chk@plt+0x1419b54> │ │ │ │ + blmi 147ef98 <__read_chk@plt+0x1419bc4> │ │ │ │ vst1.8 {d20-d22}, [pc], r2 │ │ │ │ ldrbtmi r7, [fp], #-22 @ 0xffffffea │ │ │ │ cmnle r8, r0, lsl #20 │ │ │ │ subshi r2, sl, r1, lsl #4 │ │ │ │ - stc 7, cr15, [r4], {97} @ 0x61 │ │ │ │ + ldc 7, cr15, [ip], #388 @ 0x184 │ │ │ │ andcs r4, r0, #72, 22 @ 0x12000 │ │ │ │ subshi r4, sl, fp, ror r4 │ │ │ │ @ instruction: 0xf0e5e7df │ │ │ │ - blmi 1001810 <__read_chk@plt+0xf9c43c> │ │ │ │ + blmi 1001640 <__read_chk@plt+0xf9c26c> │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830220 │ │ │ │ - blls 24b71c <__read_chk@plt+0x1e6348> │ │ │ │ + blls 24b6ac <__read_chk@plt+0x1e62d8> │ │ │ │ @ instruction: 0xe762685b │ │ │ │ ldc2l 0, cr15, [r2, #4] │ │ │ │ - @ instruction: 0xf924f0e5 │ │ │ │ - bls 29604c <__read_chk@plt+0x230c78> │ │ │ │ + @ instruction: 0xf8ccf0e5 │ │ │ │ + bls 295fdc <__read_chk@plt+0x230c08> │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ - cdp 7, 12, cr15, cr4, cr1, {3} │ │ │ │ + cdp 7, 15, cr15, cr12, cr1, {3} │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ - blmi c7d050 <__read_chk@plt+0xc17c7c> │ │ │ │ + blmi c7cfe0 <__read_chk@plt+0xc17c0c> │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf02110fe │ │ │ │ @ instruction: 0xf8820110 │ │ │ │ stmdbls r9, {r1, r2, r3, r4, r5, r6, r7, ip} │ │ │ │ @ instruction: 0x2118f892 │ │ │ │ @ instruction: 0xf042b309 │ │ │ │ @ instruction: 0xf5030208 │ │ │ │ stmdbls r8, {r6, r8, r9, ip, lr} │ │ │ │ @ instruction: 0xf883200e │ │ │ │ @ instruction: 0xf0332118 │ │ │ │ - blls 282ca4 <__read_chk@plt+0x21d8d0> │ │ │ │ - bvs 74b3e8 <__read_chk@plt+0x6e6014> │ │ │ │ + blls 282c34 <__read_chk@plt+0x21d860> │ │ │ │ + bvs 74b378 <__read_chk@plt+0x6e5fa4> │ │ │ │ mrc2 0, 1, pc, cr12, cr3, {1} │ │ │ │ andcs lr, r1, sl, lsr #14 │ │ │ │ mrc2 7, 4, pc, cr14, cr15, {7} │ │ │ │ - bls 296020 <__read_chk@plt+0x230c4c> │ │ │ │ + bls 295fb0 <__read_chk@plt+0x230bdc> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf002e743 │ │ │ │ @ instruction: 0xe7dc02f7 │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ @ instruction: 0xf097005a │ │ │ │ - blls 301550 <__read_chk@plt+0x29c17c> │ │ │ │ + blls 3014e0 <__read_chk@plt+0x29c10c> │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ orrsle r2, fp, r0, lsl #22 │ │ │ │ andscs lr, r1, sl, lsl #15 │ │ │ │ @ instruction: 0xff14f033 │ │ │ │ svclt 0x0000e796 │ │ │ │ - eorseq fp, r1, r0, lsl #14 │ │ │ │ - eoreq r8, sl, sl, lsr #15 │ │ │ │ - andseq r3, r7, lr, ror ip │ │ │ │ - andseq r2, r5, r6, lsr #25 │ │ │ │ - eoreq sl, r1, sl, asr #15 │ │ │ │ - @ instruction: 0x001ec8be │ │ │ │ - andseq r7, r7, r4, lsr #18 │ │ │ │ - andseq r1, r6, sl, ror #22 │ │ │ │ - mlaseq r7, r8, sl, sl │ │ │ │ + eorseq fp, r1, r0, ror r7 │ │ │ │ + eoreq r8, sl, lr, lsr #13 │ │ │ │ + mulseq r7, r2, fp │ │ │ │ + @ instruction: 0x00152bba │ │ │ │ + ldrdeq sl, [r1], -lr @ │ │ │ │ + @ instruction: 0x001ec7d2 │ │ │ │ + andseq r7, r7, r8, lsr r8 │ │ │ │ + andseq r1, r6, lr, ror sl │ │ │ │ + eorseq sl, r7, r8, lsl #22 │ │ │ │ @ instruction: 0xfffff6a7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0014cfbc │ │ │ │ - strhteq r8, [sl], -r8 │ │ │ │ - strhteq r8, [sl], -r0 │ │ │ │ - eoreq r8, sl, r8, lsr #13 │ │ │ │ - eoreq r8, sl, r0, lsr #13 │ │ │ │ - mlaeq sl, sl, r6, r8 │ │ │ │ - ldrhteq sl, [r7], -r6 │ │ │ │ - eorseq sl, r7, r2, lsl #19 │ │ │ │ - eorseq sl, r7, r2, ror r9 │ │ │ │ - eorseq sl, r7, r0, ror #18 │ │ │ │ + @ instruction: 0x0014ced0 │ │ │ │ + strhteq r8, [sl], -ip │ │ │ │ + strhteq r8, [sl], -r4 │ │ │ │ + eoreq r8, sl, ip, lsr #11 │ │ │ │ + eoreq r8, sl, r4, lsr #11 │ │ │ │ + mlaeq sl, lr, r5, r8 │ │ │ │ + eorseq sl, r7, r6, lsr #20 │ │ │ │ + ldrshteq sl, [r7], -r2 │ │ │ │ + eorseq sl, r7, r2, ror #19 │ │ │ │ + ldrsbteq sl, [r7], -r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ addlt r4, sl, r9, ror r9 │ │ │ │ ldrbtmi r4, [r9], #-2681 @ 0xfffff587 │ │ │ │ - blmi 1f96650 <__read_chk@plt+0x1f3127c> │ │ │ │ + blmi 1f965e0 <__read_chk@plt+0x1f3120c> │ │ │ │ stmpl sl, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r9, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdavs lr!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx fe23f804 <__read_chk@plt+0xfe1da430> │ │ │ │ + blx c3f794 <__read_chk@plt+0xbda3c0> │ │ │ │ movtpl pc, #1286 @ 0x506 @ │ │ │ │ @ instruction: 0x3115f893 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0138094 │ │ │ │ rsbsle r0, r7, r4 │ │ │ │ @ instruction: 0xf8d3682b │ │ │ │ strhlt r3, [r3, #-12] │ │ │ │ teqlt r3, fp @ │ │ │ │ - bcs 1fe150c <__read_chk@plt+0x1f7c138> │ │ │ │ + bcs 1fe149c <__read_chk@plt+0x1f7c0c8> │ │ │ │ sbchi pc, r2, r0 │ │ │ │ @ instruction: 0xf0002a2a │ │ │ │ @ instruction: 0xf8df80bb │ │ │ │ @ instruction: 0xf04f91a8 │ │ │ │ andcs r0, r0, r0, lsl #16 │ │ │ │ @ instruction: 0xf76144f9 │ │ │ │ - svcge 0x0006e8fa │ │ │ │ + svcge 0x0006e932 │ │ │ │ smlabteq r6, sp, r9, lr │ │ │ │ @ instruction: 0xf7614638 │ │ │ │ - stmdbmi r4!, {r1, r2, r3, r4, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi r4!, {r1, r2, r4, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ strbmi r4, [sl], -r3, lsl #12 │ │ │ │ andcs r4, r1, r9, ror r4 │ │ │ │ - ldc2l 0, cr15, [ip, #-892] @ 0xfffffc84 │ │ │ │ + stc2 0, cr15, [r4, #-892] @ 0xfffffc84 │ │ │ │ @ instruction: 0xf7ff2000 │ │ │ │ stmdavs fp!, {r0, r1, r2, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x011df893 │ │ │ │ subeq pc, r0, r0, asr #7 │ │ │ │ rsble r2, sl, r0, lsl #16 │ │ │ │ cdp2 0, 0, cr15, cr12, cr6, {6} │ │ │ │ @@ -161870,119 +161842,119 @@ │ │ │ │ @ instruction: 0xf8cd4648 │ │ │ │ @ instruction: 0xf8cd9000 │ │ │ │ @ instruction: 0xf0dba004 │ │ │ │ andls pc, r5, r3, ror #23 │ │ │ │ ldmdbmi r0, {r3, r5, r7, r8, ip, sp, pc}^ │ │ │ │ strbmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7614479 │ │ │ │ - bmi 14be02c <__read_chk@plt+0x1458c58> │ │ │ │ + bmi 14be09c <__read_chk@plt+0x1458cc8> │ │ │ │ andcs r4, r1, r1, lsl #12 │ │ │ │ @ instruction: 0xf761447a │ │ │ │ - blmi 143f248 <__read_chk@plt+0x13d9e74> │ │ │ │ + blmi 143f2b8 <__read_chk@plt+0x13d9ee4> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldcl 7, cr15, [r2, #388] @ 0x184 │ │ │ │ + cdp 7, 0, cr15, cr10, cr1, {3} │ │ │ │ @ instruction: 0x46494652 │ │ │ │ @ instruction: 0xf0dba805 │ │ │ │ andcs pc, r0, r9, lsr #31 │ │ │ │ - stmia ip!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r4!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ smlabteq r6, sp, r9, lr │ │ │ │ @ instruction: 0xf7614638 │ │ │ │ - stmdbmi r4, {r1, r4, r6, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi r4, {r1, r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ andcs r4, r1, r2, lsl #12 │ │ │ │ @ instruction: 0xf0df4479 │ │ │ │ - andcs pc, r1, r1, lsl sp @ │ │ │ │ + @ instruction: 0x2001fcb9 │ │ │ │ ldc2 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ @ instruction: 0xf1b8fd8b │ │ │ │ teqle r8, r0, lsl #30 │ │ │ │ and r2, fp, ip │ │ │ │ andcs r4, r5, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xf7614479 │ │ │ │ - andcs lr, r3, #144, 20 @ 0x90000 │ │ │ │ + andcs lr, r3, #200, 20 @ 0xc8000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf0002005 │ │ │ │ andcs pc, r0, r1, ror r9 @ │ │ │ │ - blmi bd5e7c <__read_chk@plt+0xb70aa8> │ │ │ │ + blmi bd5e0c <__read_chk@plt+0xb70a38> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 35d610 <__read_chk@plt+0x2f823c> │ │ │ │ + blls 35d5a0 <__read_chk@plt+0x2f81cc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 121) │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ @ instruction: 0x071a87f0 │ │ │ │ ldmdbmi r1!, {r0, r4, r5, sl, ip, lr, pc} │ │ │ │ andscs r4, sl, r9, ror r4 │ │ │ │ ldc2 7, cr15, [r0, #708] @ 0x2c4 │ │ │ │ stmdbmi pc!, {r0, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 1cc1354 <__read_chk@plt+0x1c5bf80> │ │ │ │ + b feac12e4 <__read_chk@plt+0xfea5bf10> │ │ │ │ strmi r4, [r1], -sp, lsr #20 │ │ │ │ ldrbtmi r2, [sl], #-1 │ │ │ │ - cdp 7, 15, cr15, cr2, cr1, {3} │ │ │ │ + svc 0x002af761 │ │ │ │ stmiapl r3!, {r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7616818 │ │ │ │ - @ instruction: 0xf1b8ed84 │ │ │ │ + @ instruction: 0xf1b8edbc │ │ │ │ @ instruction: 0xd1280f00 │ │ │ │ - @ instruction: 0xf9cef0e1 │ │ │ │ + @ instruction: 0xf976f0e1 │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrsbteq pc, [ip], r3 @ │ │ │ │ ldreq r7, [fp, r3, lsl #30] │ │ │ │ @ instruction: 0xf0c0d4c0 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi r1!, {r2, r3, r4, r5, r7, r8, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b 14c1394 <__read_chk@plt+0x145bfc0> │ │ │ │ + b fe2c1324 <__read_chk@plt+0xfe25bf50> │ │ │ │ strmi r2, [r3], -r9, lsl #4 │ │ │ │ andcs r2, r5, r4, lsl #2 │ │ │ │ @ instruction: 0xf930f000 │ │ │ │ ldmdbmi ip, {r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7cc4479 │ │ │ │ - blcs 1fe1794 <__read_chk@plt+0x1f7c3c0> │ │ │ │ + blcs 1fe1724 <__read_chk@plt+0x1f7c350> │ │ │ │ svcge 0x0041f47f │ │ │ │ ldrdls pc, [r4], #-143 @ 0xffffff71 @ │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ @ instruction: 0xf7610801 │ │ │ │ - ldrbtmi lr, [r9], #2108 @ 0x83c │ │ │ │ + ldrbtmi lr, [r9], #2164 @ 0x874 │ │ │ │ @ instruction: 0xf7ffe73f │ │ │ │ @ instruction: 0xe7d3fcff │ │ │ │ - ldmib sl!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq fp, r1, lr, lsl r4 │ │ │ │ + ldmib r2!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq fp, r1, lr, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r1, r8, lsl r4 │ │ │ │ + eorseq fp, r1, r8, lsl #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r6, r4, lsr #17 │ │ │ │ - andseq r1, r6, r4, asr #17 │ │ │ │ + @ instruction: 0x001617b8 │ │ │ │ + @ instruction: 0x001617d8 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffffc69 │ │ │ │ - andseq r1, r6, r0, ror #14 │ │ │ │ - @ instruction: 0x001561f0 │ │ │ │ + andseq r1, r6, r4, ror r6 │ │ │ │ + andseq r6, r5, r4, lsl #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r1, r6, ip, asr #16 │ │ │ │ - @ instruction: 0x001617dc │ │ │ │ - eorseq fp, r1, r4, ror #5 │ │ │ │ - andseq r2, r9, r8, lsl #6 │ │ │ │ - andseq r1, r6, r2, asr #13 │ │ │ │ - andseq ip, r6, sl, lsr #23 │ │ │ │ - @ instruction: 0x001617d2 │ │ │ │ - andseq r7, r4, r0, lsl r0 │ │ │ │ - andseq r1, r6, sl, lsl r7 │ │ │ │ + andseq r1, r6, r0, ror #14 │ │ │ │ + @ instruction: 0x001616f0 │ │ │ │ + eorseq fp, r1, r4, asr r3 │ │ │ │ + andseq r2, r9, ip, lsl r2 │ │ │ │ + @ instruction: 0x001615d6 │ │ │ │ + @ instruction: 0x0016cabe │ │ │ │ + andseq r1, r6, r6, ror #13 │ │ │ │ + andseq r6, r4, r8, asr pc │ │ │ │ + andseq r1, r6, lr, lsr #12 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a8a0 <__read_chk@plt+0xfebf54cc> │ │ │ │ + bl fec5a830 <__read_chk@plt+0xfebf545c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strcs r0, [r0], -r8, ror #31 │ │ │ │ strmi r4, [r5], -r7, lsl #12 │ │ │ │ @ instruction: 0xf0e62018 │ │ │ │ - @ instruction: 0x46aefc3b │ │ │ │ + strtmi pc, [lr], r3, ror #23 │ │ │ │ strmi r4, [r4], -r4, lsl #13 │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ ldm lr, {r0, r1, r3, r5, fp, sp, lr} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrmi r0, [r8], -r3 │ │ │ │ @ instruction: 0xf0ffb113 │ │ │ │ - @ instruction: 0x4603fdf9 │ │ │ │ + strmi pc, [r3], -r1, lsr #27 │ │ │ │ cmnlt r6, r3, lsr #32 │ │ │ │ stmib r4, {r0, r1, r4, r5, r6, r8, fp, sp, lr}^ │ │ │ │ cmnvs r4, r4, lsl #6 │ │ │ │ tstvs ip, r3, ror #18 │ │ │ │ @ instruction: 0x2d00692d │ │ │ │ adcsmi fp, sp, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0x4630d1de │ │ │ │ @@ -161992,364 +161964,364 @@ │ │ │ │ @ instruction: 0xf64f4b06 │ │ │ │ strdcs r7, [r0], -pc @ │ │ │ │ @ instruction: 0xf8b3447b │ │ │ │ @ instruction: 0x80192bbe │ │ │ │ subshi r3, r9, r1, lsl #4 │ │ │ │ @ instruction: 0xf8a37118 │ │ │ │ @ instruction: 0x47702bbe │ │ │ │ - eorseq sl, r7, ip, lsl r7 │ │ │ │ + eorseq sl, r7, ip, lsl #15 │ │ │ │ @ instruction: 0xf64f4b04 │ │ │ │ strdcs r7, [r0, -pc] │ │ │ │ andshi r4, sl, fp, ror r4 │ │ │ │ tstvc r9, sl, asr r0 │ │ │ │ svclt 0x00004770 │ │ │ │ - ldrshteq sl, [r7], -ip │ │ │ │ + eorseq sl, r7, ip, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a93c <__read_chk@plt+0xfebf5568> │ │ │ │ + bl fec5a8cc <__read_chk@plt+0xfebf54f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf77a0ff0 │ │ │ │ - blmi 58353c <__read_chk@plt+0x51e168> │ │ │ │ + blmi 5835ac <__read_chk@plt+0x51e1d8> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldrmi r3, [ip], -r0, asr #23 │ │ │ │ ands fp, r1, fp, lsl r9 │ │ │ │ adcmi r6, r3, #36, 18 @ 0x90000 │ │ │ │ stmdbvc r0!, {r1, r4, ip, lr, pc}^ │ │ │ │ andeq pc, r4, r0, lsl r0 @ │ │ │ │ - blmi 3f7f44 <__read_chk@plt+0x392b70> │ │ │ │ + blmi 3f7ed4 <__read_chk@plt+0x392b00> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7605bc8 │ │ │ │ - stmiavs r4!, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmiavs r4!, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrmi r1, [ip], #-2603 @ 0xfffff5d5 │ │ │ │ strbtvc lr, [r4], #2596 @ 0xa24 │ │ │ │ - @ instruction: 0xff6af77a │ │ │ │ + @ instruction: 0xffa2f77a │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ @ instruction: 0xf77a2400 │ │ │ │ - strtmi pc, [r0], -r5, ror #30 │ │ │ │ + qadd8mi pc, r0, sp @ │ │ │ │ svclt 0x0000bd38 │ │ │ │ - ldrsbteq sl, [r7], -r8 │ │ │ │ - ldrhteq sl, [r7], -ip │ │ │ │ + eorseq sl, r7, r8, asr #14 │ │ │ │ + eorseq sl, r7, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5a99c <__read_chk@plt+0xfebf55c8> │ │ │ │ + bl fec5a92c <__read_chk@plt+0xfebf5558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 487764 <__read_chk@plt+0x422390> │ │ │ │ + blmi 4876f4 <__read_chk@plt+0x422320> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xb1a33bc0 │ │ │ │ and r4, r2, ip, lsl r6 │ │ │ │ adcmi r6, r3, #36, 18 @ 0x90000 │ │ │ │ stmdbvc r0!, {r0, r1, r2, r3, ip, lr, pc}^ │ │ │ │ andeq pc, r4, r0, lsl r0 @ │ │ │ │ - blmi 337fa0 <__read_chk@plt+0x2d2bcc> │ │ │ │ + blmi 337f30 <__read_chk@plt+0x2d2b5c> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7605bc8 │ │ │ │ - stmiavs r3!, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r2, r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrmi r1, [r8], #-2600 @ 0xfffff5d8 │ │ │ │ rscvc lr, r0, r0, lsr #20 │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ svclt 0x0000bd38 │ │ │ │ - eorseq sl, r7, ip, ror r6 │ │ │ │ - eorseq sl, r7, r0, ror #12 │ │ │ │ + eorseq sl, r7, ip, ror #13 │ │ │ │ + ldrsbteq sl, [r7], -r0 │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ - blcs ff141b38 <__read_chk@plt+0xff0dc764> │ │ │ │ + blcs ff141ac8 <__read_chk@plt+0xff0dc6f4> │ │ │ │ ldmdblt sl, {r4, r9, sl, lr} │ │ │ │ stmdbvs r0, {r0, r2, sp, lr, pc} │ │ │ │ andle r4, r3, r2, lsl #5 │ │ │ │ ldrbeq r7, [fp, -r3, asr #18] │ │ │ │ @ instruction: 0x4770d4f9 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - eorseq sl, r7, sl, lsr r6 │ │ │ │ + eorseq sl, r7, sl, lsr #13 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5aa10 <__read_chk@plt+0xfebf563c> │ │ │ │ + bl fec5a9a0 <__read_chk@plt+0xfebf55cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 6c77d8 <__read_chk@plt+0x662404> │ │ │ │ + blmi 6c7768 <__read_chk@plt+0x662394> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ strtmi r5, [ip], -r0, asr #23 │ │ │ │ ands fp, r3, sp, lsl r9 │ │ │ │ adcmi r6, r5, #36, 18 @ 0x90000 │ │ │ │ stmdbvc r0!, {r1, r4, ip, lr, pc}^ │ │ │ │ andeq pc, r4, r0, lsl r0 @ │ │ │ │ - blmi 578014 <__read_chk@plt+0x512c40> │ │ │ │ + blmi 577fa4 <__read_chk@plt+0x512bd0> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf7606bc8 │ │ │ │ - stmiavs r3!, {r1, r3, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r1, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldrmi r1, [lr], #-2614 @ 0xfffff5ca │ │ │ │ stcle 14, cr2, [r3, #-0] │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ and r4, r2, fp, lsr #12 │ │ │ │ addsmi r6, sp, #442368 @ 0x6c000 │ │ │ │ ldmdbvc sl, {r3, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1872 @ 0x750 │ │ │ │ addsmi r6, sp, #442368 @ 0x6c000 │ │ │ │ ldmdbvc sl, {r1, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1873 @ 0x751 │ │ │ │ @ instruction: 0x06d2791a │ │ │ │ ldrb sp, [r5, sl, ror #11]! │ │ │ │ - eorseq sl, r7, r8, lsl #12 │ │ │ │ - eorseq sl, r7, ip, ror #11 │ │ │ │ + eorseq sl, r7, r8, ror r6 │ │ │ │ + eorseq sl, r7, ip, asr r6 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ - bmi 15d52d0 <__read_chk@plt+0x156fefc> │ │ │ │ - blmi 15d5108 <__read_chk@plt+0x156fd34> │ │ │ │ + bmi 15d5260 <__read_chk@plt+0x156fe8c> │ │ │ │ + blmi 15d5098 <__read_chk@plt+0x156fcc4> │ │ │ │ mrrcmi 4, 7, r4, r3, cr10 │ │ │ │ strmi fp, [r1], r2, lsl #1 │ │ │ │ @ instruction: 0x460e447c │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf77a0300 │ │ │ │ - @ instruction: 0xf019fec9 │ │ │ │ + @ instruction: 0xf019ff01 │ │ │ │ cmnle r5, r0, lsl pc │ │ │ │ stmiapl r3!, {r2, r3, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 1105e4 <__read_chk@plt+0xab210> │ │ │ │ + blcs 110574 <__read_chk@plt+0xab1a0> │ │ │ │ bicsmi sp, fp, #12288 @ 0x3000 │ │ │ │ svclt 0x00a8429e │ │ │ │ @ instruction: 0x4628461e │ │ │ │ - b ffe41658 <__read_chk@plt+0xffddc284> │ │ │ │ + bl c415e8 <__read_chk@plt+0xbdc214> │ │ │ │ strtcc r4, [r8], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xf0e63029 │ │ │ │ - strtmi pc, [r2], -r5, lsr #22 │ │ │ │ + strtmi pc, [r2], -sp, asr #21 │ │ │ │ andls r4, r0, r9, lsr #12 │ │ │ │ - blx fefbfc06 <__read_chk@plt+0xfef5a832> │ │ │ │ - blls 1161ec <__read_chk@plt+0xb0e18> │ │ │ │ + blx fefbfb96 <__read_chk@plt+0xfef5a7c2> │ │ │ │ + blls 11617c <__read_chk@plt+0xb0da8> │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ andcs sl, r0, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xf1ba551a │ │ │ │ andle r0, lr, r0, lsl #30 │ │ │ │ ldrbmi r9, [r4], -r0, lsl #30 │ │ │ │ strbeq r7, [fp, -r5, ror #18]! │ │ │ │ stmdavs r0!, {r1, r2, sl, ip, lr, pc} │ │ │ │ ldrtmi fp, [r9], -r0, lsr #2 │ │ │ │ - bl fe1c1694 <__read_chk@plt+0xfe15c2c0> │ │ │ │ + bl fefc1624 <__read_chk@plt+0xfef5c250> │ │ │ │ suble r2, r4, r0, lsl #16 │ │ │ │ strmi r6, [r2, #2340]! @ 0x924 │ │ │ │ @ instruction: 0x2018d1f2 │ │ │ │ - blx 23fcba <__read_chk@plt+0x1da8e6> │ │ │ │ + blx fec3fc48 <__read_chk@plt+0xfebda874> │ │ │ │ movwcs r4, #2355 @ 0x933 │ │ │ │ andcc pc, r5, r0, asr #17 │ │ │ │ @ instruction: 0xf8c04479 │ │ │ │ @ instruction: 0xf8c0300d │ │ │ │ cmpvs r3, r1, lsl r0 │ │ │ │ - blcs ff141c7c <__read_chk@plt+0xff0dc8a8> │ │ │ │ + blcs ff141c0c <__read_chk@plt+0xff0dc838> │ │ │ │ @ instruction: 0xf8809b00 │ │ │ │ addvs r9, r6, r4 │ │ │ │ andhi pc, ip, r0, asr #17 │ │ │ │ @ instruction: 0xb32a6003 │ │ │ │ stmib r0, {r0, r1, r4, r6, r8, fp, sp, lr}^ │ │ │ │ cmpvs r0, r4, lsl #6 │ │ │ │ tstvs r8, r3, asr #18 │ │ │ │ - mrc2 7, 3, pc, cr12, cr10, {3} │ │ │ │ + mrc2 7, 5, pc, cr4, cr10, {3} │ │ │ │ biclt r9, r2, r0, lsl #20 │ │ │ │ andcs r4, r9, r5, lsr #18 │ │ │ │ @ instruction: 0xf0df4479 │ │ │ │ - bmi a425bc <__read_chk@plt+0x9dd1e8> │ │ │ │ + bmi a423ec <__read_chk@plt+0x9dd018> │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, sp, lsr #2 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0xff42f7ff │ │ │ │ addsle r2, r5, r0, lsl #16 │ │ │ │ - mcr2 7, 3, pc, cr2, cr10, {3} @ │ │ │ │ - bmi 7fd93c <__read_chk@plt+0x798568> │ │ │ │ + mrc2 7, 4, pc, cr10, cr10, {3} │ │ │ │ + bmi 7fd8cc <__read_chk@plt+0x7984f8> │ │ │ │ @ instruction: 0xe7e3447a │ │ │ │ andeq lr, r4, r0, asr #19 │ │ │ │ - bleq ff141ca0 <__read_chk@plt+0xff0dc8cc> │ │ │ │ + bleq ff141c30 <__read_chk@plt+0xff0dc85c> │ │ │ │ stmiavs r3!, {r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ streq pc, [r0, #-864] @ 0xfffffca0 │ │ │ │ @ instruction: 0x463a4916 │ │ │ │ stmiavs r3!, {r0, r1, r4, r5, r7, r9, lr}^ │ │ │ │ strhtvs fp, [r6], r8 │ │ │ │ strbmi r4, [r3, #-1145] @ 0xfffffb87 │ │ │ │ andeq pc, r9, pc, asr #32 │ │ │ │ svclt 0x00b87165 │ │ │ │ andhi pc, ip, r4, asr #17 │ │ │ │ - blx ffabfd40 <__read_chk@plt+0xffa5a96c> │ │ │ │ - blcs 12a5c8 <__read_chk@plt+0xc51f4> │ │ │ │ + blx fe4bfcd0 <__read_chk@plt+0xfe45a8fc> │ │ │ │ + blcs 12a558 <__read_chk@plt+0xc5184> │ │ │ │ @ instruction: 0x4668d0de │ │ │ │ - @ instruction: 0xf934f0e6 │ │ │ │ - mrc2 7, 1, pc, cr14, cr10, {3} │ │ │ │ - @ instruction: 0xf760e7c7 │ │ │ │ - svclt 0x0000eff2 │ │ │ │ - ldrshteq sl, [r1], -r0 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r1, r8, ror #31 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq sl, r7, r4, lsr r5 │ │ │ │ - ldrshteq sl, [r7], -r8 │ │ │ │ - @ instruction: 0x001614dc │ │ │ │ - eorseq sl, r1, sl, lsl pc │ │ │ │ - andseq r1, r9, r4, lsr pc │ │ │ │ - andseq r1, r6, ip, asr r4 │ │ │ │ + @ instruction: 0xf8dcf0e6 │ │ │ │ + mrc2 7, 3, pc, cr6, cr10, {3} │ │ │ │ + @ instruction: 0xf761e7c7 │ │ │ │ + svclt 0x0000e82a │ │ │ │ + eorseq fp, r1, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq fp, r1, r8, asr r0 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq sl, r7, r4, lsr #11 │ │ │ │ + eorseq sl, r7, r8, ror #10 │ │ │ │ + @ instruction: 0x001613f0 │ │ │ │ + eorseq sl, r1, sl, lsl #31 │ │ │ │ + andseq r1, r9, r8, asr #28 │ │ │ │ + andseq r1, r6, r0, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5ac0c <__read_chk@plt+0xfebf5838> │ │ │ │ + bl fec5ab9c <__read_chk@plt+0xfebf57c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r2], #-960 @ 0xfffffc40 │ │ │ │ @ instruction: 0xf77a4605 │ │ │ │ - blmi 983268 <__read_chk@plt+0x91de94> │ │ │ │ + blmi 9832d8 <__read_chk@plt+0x91df04> │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ mvnlt r6, r8, lsl r8 │ │ │ │ ldrbtmi r4, [fp], #-2847 @ 0xfffff4e1 │ │ │ │ - blne ff141d78 <__read_chk@plt+0xff0dc9a4> │ │ │ │ + blne ff141d08 <__read_chk@plt+0xff0dc934> │ │ │ │ @ instruction: 0x460bb191 │ │ │ │ ldmdbvs fp, {r1, sp, lr, pc} │ │ │ │ mulle r7, r9, r2 │ │ │ │ @ instruction: 0x0754795a │ │ │ │ ldmvs fp, {r0, r3, r4, r5, r6, r7, sl, ip, lr, pc} │ │ │ │ svclt 0x00b82b01 │ │ │ │ eorvs r2, fp, r1, lsl #6 │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ smlalscc pc, r4, r0, r8 @ │ │ │ │ ldrle r0, [sp, #-1627] @ 0xfffff9a5 │ │ │ │ @ instruction: 0xf77a2400 │ │ │ │ - @ instruction: 0x4620fdfb │ │ │ │ + @ instruction: 0x4620fe33 │ │ │ │ @ instruction: 0xf500bd38 │ │ │ │ @ instruction: 0xf8905040 │ │ │ │ @ instruction: 0x065930f4 │ │ │ │ - blmi 4f8e3c <__read_chk@plt+0x493a68> │ │ │ │ + blmi 4f8dcc <__read_chk@plt+0x4939f8> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldrmi r3, [r9], -r0, asr #23 │ │ │ │ rscle r2, sp, r0, lsl #22 │ │ │ │ ldmdbvc sl, {sl, sp}^ │ │ │ │ smmlaeq r2, fp, r9, r6 │ │ │ │ strcc fp, [r1], #-3928 @ 0xfffff0a8 │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ - stc2l 7, cr15, [r2, #488]! @ 0x1e8 │ │ │ │ + mrc2 7, 0, pc, cr10, cr10, {3} │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ ldrbtmi r4, [fp], #-2822 @ 0xfffff4fa │ │ │ │ - blcc ff141de4 <__read_chk@plt+0xff0dca10> │ │ │ │ + blcc ff141d74 <__read_chk@plt+0xff0dc9a0> │ │ │ │ @ instruction: 0xe7ed4619 │ │ │ │ - eorseq sl, r1, r8, ror #28 │ │ │ │ + ldrsbteq sl, [r1], -r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq sl, [r7], -sl │ │ │ │ - ldrhteq sl, [r7], -r4 │ │ │ │ - eorseq sl, r7, lr, lsl #7 │ │ │ │ + eorseq sl, r7, sl, ror #8 │ │ │ │ + eorseq sl, r7, r4, lsr #8 │ │ │ │ + ldrshteq sl, [r7], -lr │ │ │ │ ldrbtmi r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ - blne ff141e04 <__read_chk@plt+0xff0dca30> │ │ │ │ + blne ff141d94 <__read_chk@plt+0xff0dc9c0> │ │ │ │ strmi fp, [fp], -r9, asr #2 │ │ │ │ ldmdbvc sl, {sp}^ │ │ │ │ smmlaeq r2, fp, r9, r6 │ │ │ │ andcc fp, r1, r8, asr pc │ │ │ │ @ instruction: 0xd1f84299 │ │ │ │ @ instruction: 0x46084770 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sl, r7, lr, ror #6 │ │ │ │ + ldrsbteq sl, [r7], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec5ace0 <__read_chk@plt+0xfebf590c> │ │ │ │ + bl fec5ac70 <__read_chk@plt+0xfebf589c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf77a0ff8 │ │ │ │ - blmi 503198 <__read_chk@plt+0x49ddc4> │ │ │ │ + blmi 503208 <__read_chk@plt+0x49de34> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xb1a44bc0 │ │ │ │ tstcs r0, r3, lsr #12 │ │ │ │ smmlaeq r2, sl, r9, r7 │ │ │ │ ldmdbvc sl, {r2, r8, sl, ip, lr, pc}^ │ │ │ │ svceq 0x0004f012 │ │ │ │ ldrmi fp, [r9], -r8, lsl #30 │ │ │ │ addsmi r6, ip, #442368 @ 0x6c000 │ │ │ │ @ instruction: 0x460cd1f4 │ │ │ │ stmdavs ip, {r0, r3, r5, r8, ip, sp, pc} │ │ │ │ @ instruction: 0x4620b11c │ │ │ │ - blx ff63ff1a <__read_chk@plt+0xff5dab46> │ │ │ │ + blx 203feaa <__read_chk@plt+0x1fdaad6> │ │ │ │ @ instruction: 0xf77a4604 │ │ │ │ - @ instruction: 0x4620fd97 │ │ │ │ + strtmi pc, [r0], -pc, asr #27 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - eorseq sl, r7, r4, lsr r3 │ │ │ │ + eorseq sl, r7, r4, lsr #7 │ │ │ │ biclt r4, r0, r4, lsl #13 │ │ │ │ @ instruction: 0xf0127942 │ │ │ │ tstle r4, r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-2827 @ 0xfffff4f5 │ │ │ │ - blne ff141e8c <__read_chk@plt+0xff0dcab8> │ │ │ │ + blne ff141e1c <__read_chk@plt+0xff0dca48> │ │ │ │ @ instruction: 0x460bb179 │ │ │ │ @ instruction: 0xf0107958 │ │ │ │ svclt 0x00080f04 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r9, sl, lr} │ │ │ │ @ instruction: 0xd1f74299 │ │ │ │ svclt 0x00181e10 │ │ │ │ ldrmi r2, [r4, #1] │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sl, r7, r6, ror #5 │ │ │ │ + eorseq sl, r7, r6, asr r3 │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ - blne ff141ec0 <__read_chk@plt+0xff0dcaec> │ │ │ │ + blne ff141e50 <__read_chk@plt+0xff0dca7c> │ │ │ │ strmi fp, [fp], -r9, asr #2 │ │ │ │ @ instruction: 0xf022795a │ │ │ │ cmpvc sl, r2, lsl #4 │ │ │ │ addsmi r6, r9, #442368 @ 0x6c000 │ │ │ │ - blcs 1337e8 <__read_chk@plt+0xce414> │ │ │ │ + blcs 133778 <__read_chk@plt+0xce3a4> │ │ │ │ @ instruction: 0x4770d1f6 │ │ │ │ - ldrhteq sl, [r7], -r2 │ │ │ │ + eorseq sl, r7, r2, lsr #6 │ │ │ │ ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ - blne ff141ee4 <__read_chk@plt+0xff0dcb10> │ │ │ │ + blne ff141e74 <__read_chk@plt+0xff0dcaa0> │ │ │ │ @ instruction: 0x460bb171 │ │ │ │ @ instruction: 0x0712791a │ │ │ │ ldmdbvc sl, {r0, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq pc, r5, #34 @ 0x22 │ │ │ │ andeq pc, r5, #66 @ 0x42 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r6, r8, ip, sp, lr} │ │ │ │ svclt 0x00182b00 │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ svclt 0x00004770 │ │ │ │ - eorseq sl, r7, lr, lsl #5 │ │ │ │ + ldrshteq sl, [r7], -lr │ │ │ │ strb fp, [r9, #-256]! @ 0xffffff00 │ │ │ │ svclt 0x00004770 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ addlt r4, r2, r7, lsr #22 │ │ │ │ ldrbtmi r4, [fp], #-2343 @ 0xfffff6d9 │ │ │ │ ldrbtmi r4, [r9], #-2599 @ 0xfffff5d9 │ │ │ │ - blmi ff141f34 <__read_chk@plt+0xff0dcb60> │ │ │ │ + blmi ff141ec4 <__read_chk@plt+0xff0dcaf0> │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ orrlt r0, ip, #0, 4 │ │ │ │ and r4, r2, r3, lsr #12 │ │ │ │ addsmi r6, ip, #442368 @ 0x6c000 │ │ │ │ ldmdbvc sl, {r0, r2, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1873 @ 0x751 │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ @ instruction: 0xf8df715a │ │ │ │ @ instruction: 0x466f8078 │ │ │ │ ldrbtmi r6, [r8], #2406 @ 0x966 │ │ │ │ stmdbvs r3!, {r0, r1, r4, sp, lr, pc}^ │ │ │ │ - blcs ff141f7c <__read_chk@plt+0xff0dcba8> │ │ │ │ + blcs ff141f0c <__read_chk@plt+0xff0dcb38> │ │ │ │ adcmi r6, r2, #-1073741798 @ 0xc000001a │ │ │ │ svclt 0x0008611d │ │ │ │ - blpl ff141f48 <__read_chk@plt+0xff0dcb74> │ │ │ │ + blpl ff141ed8 <__read_chk@plt+0xff0dcb04> │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ - @ instruction: 0xf0e64620 │ │ │ │ - ldrtmi pc, [r8], -r3, lsl #16 @ │ │ │ │ - @ instruction: 0xf800f0e6 │ │ │ │ + @ instruction: 0xf0e54620 │ │ │ │ + ldrtmi pc, [r8], -fp, lsr #31 @ │ │ │ │ + @ instruction: 0xffa8f0e5 │ │ │ │ andle r4, sp, r6, lsr #5 │ │ │ │ stmdbvc r3!, {r2, r3, r5, r9, sl, lr}^ │ │ │ │ ldrbeq r6, [fp, -r5, lsr #18] │ │ │ │ adcmi sp, r5, #248, 10 @ 0x3e000000 │ │ │ │ mvnle r9, r0, lsl #8 │ │ │ │ strcs r4, [r0, #-2830] @ 0xfffff4f2 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ strb r5, [r7, r0, asr #23]! │ │ │ │ - blmi 35648c <__read_chk@plt+0x2f10b8> │ │ │ │ + blmi 35641c <__read_chk@plt+0x2f1048> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 15dccc <__read_chk@plt+0xf88f8> │ │ │ │ + blls 15dc5c <__read_chk@plt+0xf8888> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_svc │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf76081f0 │ │ │ │ - svclt 0x0000eea4 │ │ │ │ - eorseq sl, r7, r2, asr #4 │ │ │ │ - eorseq sl, r1, r2, lsr #25 │ │ │ │ + svclt 0x0000eedc │ │ │ │ + ldrhteq sl, [r7], -r2 │ │ │ │ + eorseq sl, r1, r2, lsl sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r7, lr, lsl #4 │ │ │ │ - ldrsbteq sl, [r7], -r0 │ │ │ │ - eorseq sl, r1, r8, lsr #24 │ │ │ │ + eorseq sl, r7, lr, ror r2 │ │ │ │ + eorseq sl, r7, r0, asr #4 │ │ │ │ + mlaseq r1, r8, ip, sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ bicseq pc, r8, #204, 16 @ 0xcc0000 │ │ │ │ strbtmi pc, [r4], #2271 @ 0x8df @ │ │ │ │ stcmi 6, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ strbtcs pc, [r0], #2271 @ 0x8df @ │ │ │ │ @@ -162380,118 +162352,118 @@ │ │ │ │ stmdavs ip!, {r3, r4, r5, r7, r9, ip, sp} │ │ │ │ stmiavs fp!, {r0, r1, r4, r5, pc}^ │ │ │ │ stmdavs fp!, {r2, r5, r6, r7, r9, fp, ip}^ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ svcvc 0x00faf5b3 │ │ │ │ strbtvc lr, [r4], #2596 @ 0xa24 │ │ │ │ @ instruction: 0xf44fbfa8 │ │ │ │ - blcc 1a0d14 <__read_chk@plt+0x13b940> │ │ │ │ - blx febc00a4 <__read_chk@plt+0xfeb5acd0> │ │ │ │ + blcc 1a0ca4 <__read_chk@plt+0x13b8d0> │ │ │ │ + blx febc0034 <__read_chk@plt+0xfeb5ac60> │ │ │ │ @ instruction: 0xf9bb3001 │ │ │ │ cmpcs sp, #0 │ │ │ │ stclne 2, cr5, [fp], #-204 @ 0xffffff34 │ │ │ │ sbcshi pc, r3, r0 │ │ │ │ tstpeq r4, fp, lsl #2 @ p-variant is OBSOLETE │ │ │ │ tstls r2, r0, lsr r6 │ │ │ │ - stmdb r4!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib ip, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbls r2, {r0, r3, r4, r5, r7, pc} │ │ │ │ vstrge d10, [sp, #-56] @ 0xffffffc8 │ │ │ │ strmi r9, [r8], -r2, lsl #6 │ │ │ │ andhi pc, r0, r3, asr #17 │ │ │ │ @ instruction: 0xf8cd9504 │ │ │ │ @ instruction: 0xf0dc8034 │ │ │ │ @ instruction: 0x900dfebd │ │ │ │ @ instruction: 0xf0dc4630 │ │ │ │ - bls 1c3858 <__read_chk@plt+0x15e484> │ │ │ │ + bls 1c37e8 <__read_chk@plt+0x15e414> │ │ │ │ andsvs r4, r0, r3, lsl #12 │ │ │ │ stmdacs r0, {r0, r2, r3, fp, ip, pc} │ │ │ │ - blcs 1339e0 <__read_chk@plt+0xce60c> │ │ │ │ + blcs 133970 <__read_chk@plt+0xce59c> │ │ │ │ @ instruction: 0xf0ddd00b │ │ │ │ - bls 1c221c <__read_chk@plt+0x15ce48> │ │ │ │ + bls 1c21ac <__read_chk@plt+0x15cdd8> │ │ │ │ ldmdavs r0, {r1, r2, ip, pc} │ │ │ │ @ instruction: 0xf920f0dd │ │ │ │ strmi r9, [r5], -r6, lsl #22 │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ ldrtmi r8, [r0], -r0, lsr #2 │ │ │ │ @ instruction: 0xf956f0dd │ │ │ │ @ instruction: 0xf0304605 │ │ │ │ stmdacs r0, {r0, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ adchi pc, lr, r0, asr #32 │ │ │ │ - blcs 12a9bc <__read_chk@plt+0xc55e8> │ │ │ │ + blcs 12a94c <__read_chk@plt+0xc5578> │ │ │ │ adcshi pc, r2, r0, asr #32 │ │ │ │ @ instruction: 0xf0e34620 │ │ │ │ - ldmdavs fp!, {r0, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034620 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ svclt 0x00af42ab │ │ │ │ stmdaeq r5, {r0, r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf64f4645 │ │ │ │ svclt 0x00a27bff │ │ │ │ strbeq lr, [r8, #-2639]! @ 0xfffff5b1 │ │ │ │ stmdaeq pc, {r3, r6, r8, r9, ip, sp, lr, pc}^ @ │ │ │ │ - blcc 1001fc <__read_chk@plt+0x9ae28> │ │ │ │ + blcc 10018c <__read_chk@plt+0x9adb8> │ │ │ │ svclt 0x00a84629 │ │ │ │ - blx fe40266e <__read_chk@plt+0xfe39d29a> │ │ │ │ - blx fe5c0184 <__read_chk@plt+0xfe55adb0> │ │ │ │ + blx fe4025fe <__read_chk@plt+0xfe39d22a> │ │ │ │ + blx fc0114 <__read_chk@plt+0xf5ad40> │ │ │ │ @ instruction: 0xf81cf030 │ │ │ │ - blls 2703dc <__read_chk@plt+0x20b008> │ │ │ │ + blls 27036c <__read_chk@plt+0x20af98> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcleq 8, cr15, [r4, #-844]! @ 0xfffffcb4 │ │ │ │ @ instruction: 0xf8d3b148 │ │ │ │ movwls r2, #23968 @ 0x5da0 │ │ │ │ @ instruction: 0xf030b12a │ │ │ │ - blls 282360 <__read_chk@plt+0x21cf8c> │ │ │ │ + blls 2822f0 <__read_chk@plt+0x21cf1c> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 1e40ec <__read_chk@plt+0x17ed18> │ │ │ │ + blls 1e407c <__read_chk@plt+0x17eca8> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8d980a5 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf0da4648 │ │ │ │ @ instruction: 0xf030fabd │ │ │ │ @ instruction: 0x4620fbd3 │ │ │ │ @ instruction: 0x46294632 │ │ │ │ - stc2 0, cr15, [r4, #-908] @ 0xfffffc74 │ │ │ │ + stc2 0, cr15, [ip], #908 @ 0x38c │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ smlabtcs r0, r7, r0, r8 │ │ │ │ - blx ff7401b4 <__read_chk@plt+0xff6dade0> │ │ │ │ + blx ff740144 <__read_chk@plt+0xff6dad70> │ │ │ │ @ instruction: 0xf0da4648 │ │ │ │ ldrtmi pc, [r1], -fp, lsr #21 @ │ │ │ │ @ instruction: 0xf6404ed1 │ │ │ │ ldrbtmi r3, [lr], #-697 @ 0xfffffd47 │ │ │ │ @ instruction: 0x46181d33 │ │ │ │ - stmdb r4!, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8a62300 │ │ │ │ @ instruction: 0xf8868000 │ │ │ │ @ instruction: 0xf0dd3bbc │ │ │ │ strmi pc, [r3], #2285 @ 0x8ed │ │ │ │ andlt pc, r2, r6, lsr #17 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ vorr.i32 d17, #157 @ 0x0000009d │ │ │ │ stmdbcs r0, {r7, r8, ip} │ │ │ │ @ instruction: 0xf8d3d067 │ │ │ │ strtmi r3, [r0], -r0, lsl #5 │ │ │ │ - b 125dff8 <__read_chk@plt+0x11f8c24> │ │ │ │ + b 125df88 <__read_chk@plt+0x11f8bb4> │ │ │ │ movwcc r7, #5093 @ 0x13e5 │ │ │ │ addsmi r3, r9, #16384 @ 0x4000 │ │ │ │ ldrmi fp, [r9], -r8, lsr #31 │ │ │ │ - blx fc0234 <__read_chk@plt+0xf5ae60> │ │ │ │ + @ instruction: 0xf9e2f0e4 │ │ │ │ @ instruction: 0xf85a4bbe │ │ │ │ ldmdavs r8, {r0, r1, ip, sp} │ │ │ │ - ldmdb lr, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r0, r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdavs r3, {r2, fp, ip, pc} │ │ │ │ @ instruction: 0xf0e5b10b │ │ │ │ - stmdals r2, {r0, r1, r2, r3, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r2, {r0, r1, r2, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - cdp2 0, 11, cr15, cr10, cr5, {7} │ │ │ │ - blmi fed569a4 <__read_chk@plt+0xfecf15d0> │ │ │ │ + cdp2 0, 6, cr15, cr2, cr5, {7} │ │ │ │ + blmi fed56934 <__read_chk@plt+0xfecf1560> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ ldrshmi r3, [sl], #-188 @ 0xffffff44 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ cmpphi r4, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf60d4628 │ │ │ │ pop {r2, r8, sl, fp, lr} │ │ │ │ @@ -162502,87 +162474,87 @@ │ │ │ │ movwls r8, #8248 @ 0x2038 │ │ │ │ @ instruction: 0xf8a8f0dd │ │ │ │ @ instruction: 0xf02f4605 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0052f43f │ │ │ │ @ instruction: 0xff72f030 │ │ │ │ @ instruction: 0xf8c99b03 │ │ │ │ - blcs 103f14 <__read_chk@plt+0x9eb40> │ │ │ │ + blcs 103ea4 <__read_chk@plt+0x9ead0> │ │ │ │ svcge 0x004ef43f │ │ │ │ @ instruction: 0xff8af02f │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - blls 26fc48 <__read_chk@plt+0x20a874> │ │ │ │ + blls 26fbd8 <__read_chk@plt+0x20a804> │ │ │ │ stmpl r0, {r0, r1, r8, sl, ip, sp, lr, pc} │ │ │ │ ldcleq 8, cr15, [r4, #-864]! @ 0xfffffca0 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d8af41 │ │ │ │ - blcs 1135b8 <__read_chk@plt+0xae1e4> │ │ │ │ + blcs 113548 <__read_chk@plt+0xae174> │ │ │ │ svcge 0x003cf43f │ │ │ │ @ instruction: 0xf8bcf030 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8d8af37 │ │ │ │ @ instruction: 0xf0300da0 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0030f43f │ │ │ │ - blx 1a40018 <__read_chk@plt+0x19dac44> │ │ │ │ + blx 1a3ffa8 <__read_chk@plt+0x19dabd4> │ │ │ │ strtmi lr, [r0], -ip, lsr #14 │ │ │ │ - @ instruction: 0xf9dcf0e4 │ │ │ │ + @ instruction: 0xf984f0e4 │ │ │ │ @ instruction: 0xf04fe7a0 │ │ │ │ @ instruction: 0xf06e31ff │ │ │ │ ssat pc, #29, sp, lsl #18 @ │ │ │ │ ldrtmi r4, [r2], -r0, lsr #12 │ │ │ │ @ instruction: 0xf0e34629 │ │ │ │ - @ instruction: 0xf8d9fc67 │ │ │ │ + @ instruction: 0xf8d9fc0f │ │ │ │ stmdacs r0, {} @ │ │ │ │ svcge 0x0063f47f │ │ │ │ @ instruction: 0xf8d3e767 │ │ │ │ @ instruction: 0xf0300da0 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0045f43f │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - blls 2705a0 <__read_chk@plt+0x20b1cc> │ │ │ │ + blls 270530 <__read_chk@plt+0x20b15c> │ │ │ │ stcne 8, cr15, [r0, #844]! @ 0x34c │ │ │ │ ldcleq 8, cr15, [r4, #-844]! @ 0xfffffcb4 │ │ │ │ @ instruction: 0xf9e4f0da │ │ │ │ - blge 40c3a8 <__read_chk@plt+0x3a6fd4> │ │ │ │ + blge 40c338 <__read_chk@plt+0x3a6f64> │ │ │ │ movwls r9, #20492 @ 0x500c │ │ │ │ - blx ac0318 <__read_chk@plt+0xa5af44> │ │ │ │ + blx ac02a8 <__read_chk@plt+0xa5aed4> │ │ │ │ ldrmi r9, [r8], -r5, lsl #22 │ │ │ │ @ instruction: 0xf9f8f0da │ │ │ │ ldrtmi r4, [r2], -r0, lsr #12 │ │ │ │ @ instruction: 0xf0e34629 │ │ │ │ - @ instruction: 0xf8d9fc41 │ │ │ │ + @ instruction: 0xf8d9fbe9 │ │ │ │ stmdacs r0, {} @ │ │ │ │ svcge 0x003df47f │ │ │ │ - blcs 12abdc <__read_chk@plt+0xc5808> │ │ │ │ + blcs 12ab6c <__read_chk@plt+0xc5798> │ │ │ │ svcge 0x003ff47f │ │ │ │ - blx 34009a <__read_chk@plt+0x2dacc6> │ │ │ │ - blls 23dcc8 <__read_chk@plt+0x1d88f4> │ │ │ │ + blx 34002a <__read_chk@plt+0x2dac56> │ │ │ │ + blls 23dc58 <__read_chk@plt+0x1d8884> │ │ │ │ @ instruction: 0xf0dc6818 │ │ │ │ - blls 1c3458 <__read_chk@plt+0x15e084> │ │ │ │ + blls 1c33e8 <__read_chk@plt+0x15e014> │ │ │ │ ldmdavs r8, {r1, r2, ip, pc} │ │ │ │ ldc2 0, cr15, [r8, #-880] @ 0xfffffc90 │ │ │ │ addmi r9, r3, #6144 @ 0x1800 │ │ │ │ mrcge 4, 6, APSR_nzcv, cr3, cr15, {3} │ │ │ │ - b 14eac00 <__read_chk@plt+0x148582c> │ │ │ │ + b 14eab90 <__read_chk@plt+0x14857bc> │ │ │ │ @ instruction: 0xf9bb0e85 │ │ │ │ @ instruction: 0xf8cd5000 │ │ │ │ @ instruction: 0xf8d3803c │ │ │ │ - blge 4f0008 <__read_chk@plt+0x48ac34> │ │ │ │ - blls 228c24 <__read_chk@plt+0x1c3850> │ │ │ │ + blge 4eff98 <__read_chk@plt+0x48abc4> │ │ │ │ + blls 228bb4 <__read_chk@plt+0x1c37e0> │ │ │ │ tsteq lr, fp, lsl #22 │ │ │ │ svclt 0x0028458b │ │ │ │ ldmdavs fp, {r3, r5, r7, r9, sl, lr} │ │ │ │ ldrbmi sp, [sl], -r1, lsr #4 │ │ │ │ stmdaeq r4, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ str lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ strbmi r4, [r4], -fp, lsl #13 │ │ │ │ strtmi r9, [r8], r9, lsl #10 │ │ │ │ and r4, r7, r5, lsl r6 │ │ │ │ - blx 19c03a4 <__read_chk@plt+0x195afd0> │ │ │ │ + blx 19c0334 <__read_chk@plt+0x195af60> │ │ │ │ svclt 0x00a82800 │ │ │ │ strtmi r4, [r9], -r0, lsl #9 │ │ │ │ stmdble r6, {r0, r1, r3, r5, r7, r8, sl, lr} │ │ │ │ strtmi r6, [r9], -r8, lsr #16 │ │ │ │ svccc 0x0004f854 │ │ │ │ addsmi r3, r8, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0x460bd0f0 │ │ │ │ @@ -162603,584 +162575,584 @@ │ │ │ │ @ instruction: 0xf5039b05 │ │ │ │ @ instruction: 0xf8d35380 │ │ │ │ hvclt 212 @ 0xd4 │ │ │ │ stccs 8, cr15, [r0, #844]! @ 0x34c │ │ │ │ @ instruction: 0xb1229305 │ │ │ │ @ instruction: 0xf80cf030 │ │ │ │ stmdacs r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blls 1f85ac <__read_chk@plt+0x1931d8> │ │ │ │ + blls 1f853c <__read_chk@plt+0x193168> │ │ │ │ @ instruction: 0xf1bbb323 │ │ │ │ andle r0, r2, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ - blls 2b2f04 <__read_chk@plt+0x24db30> │ │ │ │ + blls 2b2e94 <__read_chk@plt+0x24dac0> │ │ │ │ orrlt r6, sl, sl, lsl r8 │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ - blx ff140452 <__read_chk@plt+0xff0db07e> │ │ │ │ + blx 1b403e2 <__read_chk@plt+0x1adb00e> │ │ │ │ @ instruction: 0xf0e59806 │ │ │ │ - @ instruction: 0x4631fdb7 │ │ │ │ + @ instruction: 0x4631fd5f │ │ │ │ @ instruction: 0xf6404e36 │ │ │ │ ldrbtmi r3, [lr], #-697 @ 0xfffffd47 │ │ │ │ - @ instruction: 0xf7601d30 │ │ │ │ - movwcs lr, #4074 @ 0xfea │ │ │ │ - blcc ff0422f8 <__read_chk@plt+0xfefdcf24> │ │ │ │ + @ instruction: 0xf7611d30 │ │ │ │ + movwcs lr, #2082 @ 0x822 │ │ │ │ + blcc ff042288 <__read_chk@plt+0xfefdceb4> │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ tstcs r0, r8, asr #2 │ │ │ │ @ instruction: 0xf988f0da │ │ │ │ @ instruction: 0xf0da4648 │ │ │ │ @ instruction: 0xe6c1f95b │ │ │ │ - blx 1d401b8 <__read_chk@plt+0x1cdade4> │ │ │ │ - blls 1fe058 <__read_chk@plt+0x198c84> │ │ │ │ + blx 1d40148 <__read_chk@plt+0x1cdad74> │ │ │ │ + blls 1fdfe8 <__read_chk@plt+0x198c14> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf030aebb │ │ │ │ @ instruction: 0xe6b7fa71 │ │ │ │ cdp2 0, 9, cr15, cr2, cr15, {1} │ │ │ │ @ instruction: 0xd1bb2800 │ │ │ │ - blcs 12ad20 <__read_chk@plt+0xc594c> │ │ │ │ + blcs 12acb0 <__read_chk@plt+0xc58dc> │ │ │ │ @ instruction: 0xf030d1cc │ │ │ │ @ instruction: 0xe7c9fa5f │ │ │ │ @ instruction: 0xf0dc4658 │ │ │ │ - blls 2c3688 <__read_chk@plt+0x25e2b4> │ │ │ │ + blls 2c3618 <__read_chk@plt+0x25e244> │ │ │ │ andsvs r4, r8, r2, lsl #12 │ │ │ │ @ instruction: 0xf8d3e7c7 │ │ │ │ @ instruction: 0xf02f0da0 │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf030d0b7 │ │ │ │ @ instruction: 0xf8c9fe5b │ │ │ │ stmdacs r0, {} @ │ │ │ │ - blls 278410 <__read_chk@plt+0x21303c> │ │ │ │ + blls 2783a0 <__read_chk@plt+0x212fcc> │ │ │ │ stcne 8, cr15, [r0, #844]! @ 0x34c │ │ │ │ ldcleq 8, cr15, [r4, #-844]! @ 0xfffffcb4 │ │ │ │ @ instruction: 0xf90ef0da │ │ │ │ - blge 40c554 <__read_chk@plt+0x3a7180> │ │ │ │ + blge 40c4e4 <__read_chk@plt+0x3a7110> │ │ │ │ movwls r9, #20492 @ 0x500c │ │ │ │ @ instruction: 0xf950f0da │ │ │ │ ldrmi r9, [r8], -r5, lsl #22 │ │ │ │ @ instruction: 0xf922f0da │ │ │ │ @ instruction: 0xf02fe7a1 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ - blls 2784b0 <__read_chk@plt+0x2130dc> │ │ │ │ + blls 278440 <__read_chk@plt+0x21306c> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcleq 8, cr15, [r4, #-844]! @ 0xfffffcb4 │ │ │ │ orrle r2, fp, r0, lsl #16 │ │ │ │ - blcs 12ad8c <__read_chk@plt+0xc59b8> │ │ │ │ + blcs 12ad1c <__read_chk@plt+0xc5948> │ │ │ │ bfi sp, r3, #3, #6 │ │ │ │ - ldc 7, cr15, [sl], {96} @ 0x60 │ │ │ │ - ldrsbteq sl, [r1], -r4 │ │ │ │ + mrrc 7, 6, pc, r2, cr0 @ │ │ │ │ + eorseq sl, r1, r4, asr #24 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r1, sl, asr #23 │ │ │ │ + eorseq sl, r1, sl, lsr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq sl, r7, r2, lsr #2 │ │ │ │ - eorseq r9, r7, r6, asr #31 │ │ │ │ + mlaseq r7, r2, r1, sl │ │ │ │ + eorseq sl, r7, r6, lsr r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrhteq sl, [r1], -ip │ │ │ │ - eorseq r9, r7, lr, asr #26 │ │ │ │ + eorseq sl, r1, ip, lsr #20 │ │ │ │ + ldrhteq r9, [r7], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5b3b4 <__read_chk@plt+0xfebf5fe0> │ │ │ │ + bl fec5b344 <__read_chk@plt+0xfebf5f70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 13, cr0, [sp], {232} @ 0xe8 │ │ │ │ stcvc 5, cr15, [r3, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0x46054b1c │ │ │ │ ldmdbmi ip, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmiapl r3!, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - stcl 7, cr15, [r8], #-384 @ 0xfffffe80 │ │ │ │ + stc 7, cr15, [r0], #384 @ 0x180 │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ mcr2 7, 2, pc, cr4, cr0, {5} @ │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ @ instruction: 0xf240ac03 │ │ │ │ andcs r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ strcs r4, [r0, #-1561] @ 0xfffff9e7 │ │ │ │ @ instruction: 0xf7604620 │ │ │ │ - strtmi lr, [r9], -lr, ror #28 │ │ │ │ + strtmi lr, [r9], -r6, lsr #29 │ │ │ │ @ instruction: 0xf88d4620 │ │ │ │ @ instruction: 0xf7ff5200 │ │ │ │ strtmi pc, [r9], -r5, asr #26 │ │ │ │ @ instruction: 0xf0e32007 │ │ │ │ - bmi 403584 <__read_chk@plt+0x39e1b0> │ │ │ │ + bmi 4033b4 <__read_chk@plt+0x39dfe0> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r8], -r3, lsl #2 │ │ │ │ stcvc 5, cr15, [r3, #-52] @ 0xffffffcc │ │ │ │ @ instruction: 0xf760bd30 │ │ │ │ - svclt 0x0000ebc8 │ │ │ │ - eorseq sl, r1, r0, asr #13 │ │ │ │ + svclt 0x0000ec00 │ │ │ │ + eorseq sl, r1, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, r6, r8, lsl #25 │ │ │ │ - eorseq sl, r1, r2, ror r6 │ │ │ │ + mulseq r6, ip, fp │ │ │ │ + eorseq sl, r1, r2, ror #13 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5b448 <__read_chk@plt+0xfebf6074> │ │ │ │ + bl fec5b3d8 <__read_chk@plt+0xfebf6004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ cdpmi 15, 3, cr0, cr5, cr8, {7} │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ stmdacs r0, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r2, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ ldmdbmi r2!, {r1, r3, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - mrc2 0, 4, pc, cr4, cr14, {6} │ │ │ │ - blmi d307a0 <__read_chk@plt+0xccb3cc> │ │ │ │ + mrc2 0, 1, pc, cr12, cr14, {6} │ │ │ │ + blmi d30730 <__read_chk@plt+0xccb35c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrne CPSR_c, r3 @ │ │ │ │ tstpeq r0, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ stmdbvc r1!, {r6, ip, lr, pc} │ │ │ │ tstpeq r8, r1, lsl r0 @ p-variant is OBSOLETE │ │ │ │ strcs fp, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ strtmi sp, [r8], -r4 │ │ │ │ - bmi b33a70 <__read_chk@plt+0xace69c> │ │ │ │ + bmi b33a00 <__read_chk@plt+0xace62c> │ │ │ │ @ instruction: 0xe7e4447a │ │ │ │ @ instruction: 0xf7ff6820 │ │ │ │ - blmi a43688 <__read_chk@plt+0x9de2b4> │ │ │ │ + blmi a43618 <__read_chk@plt+0x9de244> │ │ │ │ ldmpl r7!, {r0, r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - bcs 10cfcc <__read_chk@plt+0xa7bf8> │ │ │ │ + bcs 10cf5c <__read_chk@plt+0xa7b88> │ │ │ │ @ instruction: 0xf8d3dd1f │ │ │ │ @ instruction: 0xf8932280 │ │ │ │ ldmdavs r0, {r0, r2, r3, r4, r8, ip} │ │ │ │ @ instruction: 0xf3c168d3 │ │ │ │ - bne ff1088c0 <__read_chk@plt+0xff0a34ec> │ │ │ │ + bne ff108850 <__read_chk@plt+0xff0a347c> │ │ │ │ ldmdavs r1, {r0, r3, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ mvnvc lr, #282624 @ 0x45000 │ │ │ │ stmdbcc r1, {r0, r8, r9, ip, sp} │ │ │ │ svclt 0x00a84299 │ │ │ │ - @ instruction: 0xf0e44619 │ │ │ │ - blmi 70235c <__read_chk@plt+0x69cf88> │ │ │ │ + @ instruction: 0xf0e34619 │ │ │ │ + blmi 70418c <__read_chk@plt+0x69edb8> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - svc 0x0006f760 │ │ │ │ + svc 0x003ef760 │ │ │ │ @ instruction: 0xb123683b │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrdcs pc, [ip, #-131] @ 0xffffff7d │ │ │ │ stmdbvc r3!, {r1, r5, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0434628 │ │ │ │ cmnvc r3, r1, lsl #6 │ │ │ │ - bmi 4f3adc <__read_chk@plt+0x48e708> │ │ │ │ + bmi 4f3a6c <__read_chk@plt+0x48e698> │ │ │ │ @ instruction: 0xe7ae447a │ │ │ │ @ instruction: 0xf0e32007 │ │ │ │ - blmi 40348c <__read_chk@plt+0x39e0b8> │ │ │ │ + blmi 4032bc <__read_chk@plt+0x39dee8> │ │ │ │ ldmdavs r8, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - cdp 7, 14, cr15, cr14, cr0, {3} │ │ │ │ - @ instruction: 0xf0e4e7b5 │ │ │ │ - ldrb pc, [lr, r1, lsl #16] @ │ │ │ │ + svc 0x0026f760 │ │ │ │ + @ instruction: 0xf0e3e7b5 │ │ │ │ + ldrb pc, [lr, r9, lsr #31] @ │ │ │ │ movteq pc, #35027 @ 0x88d3 @ │ │ │ │ - stc 7, cr15, [r6], {96} @ 0x60 │ │ │ │ + ldc 7, cr15, [lr], #384 @ 0x180 │ │ │ │ svclt 0x0000e7e5 │ │ │ │ - eorseq sl, r1, r0, lsr r6 │ │ │ │ - andseq r0, r6, lr, lsr #24 │ │ │ │ + eorseq sl, r1, r0, lsr #13 │ │ │ │ + andseq r0, r6, r2, asr #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r9, r4, lsr r6 │ │ │ │ + andseq r1, r9, r8, asr #10 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r1, r9, r8, asr #11 │ │ │ │ + @ instruction: 0x001914dc │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ @ instruction: 0xf8dfb0c3 │ │ │ │ @ instruction: 0xf8df345c │ │ │ │ ldrbtmi r2, [fp], #-1116 @ 0xfffffba4 │ │ │ │ ldrbtmi r9, [sl], #-791 @ 0xfffffce9 │ │ │ │ ldrbcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9341 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ cmpphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ strmi r6, [ip], -r2, lsl #16 │ │ │ │ - bcs 115b8c <__read_chk@plt+0xb07b8> │ │ │ │ + bcs 115b1c <__read_chk@plt+0xb0748> │ │ │ │ bicshi pc, r0, r0 │ │ │ │ ldrtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - mcr2 0, 0, pc, cr4, cr14, {6} @ │ │ │ │ + stc2 0, cr15, [ip, #888]! @ 0x378 │ │ │ │ @ instruction: 0xf8dfb164 │ │ │ │ - bls 6d1450 <__read_chk@plt+0x66c07c> │ │ │ │ + bls 6d13e0 <__read_chk@plt+0x66c00c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_c, r3 @ │ │ │ │ tstpeq r0, r3, lsl r0 @ p-variant is OBSOLETE │ │ │ │ bichi pc, r6, r0 │ │ │ │ @ instruction: 0xf013796b │ │ │ │ @ instruction: 0xf0400301 │ │ │ │ @ instruction: 0xf8df8125 │ │ │ │ ldmdbls r7, {r2, r3, sl, sp} │ │ │ │ andls pc, r2, r1, asr r8 @ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bcs f5e510 <__read_chk@plt+0xef913c> │ │ │ │ - bcc ff42d4 <__read_chk@plt+0xf8ef00> │ │ │ │ + bcs f5e4a0 <__read_chk@plt+0xef90cc> │ │ │ │ + bcc ff4264 <__read_chk@plt+0xf8ee90> │ │ │ │ sbcsvc lr, r2, #2048 @ 0x800 │ │ │ │ tstls fp, #83 @ 0x53 │ │ │ │ tstls sp, #704512 @ 0xac000 │ │ │ │ svclt 0x001842ab │ │ │ │ @ instruction: 0xf0002100 │ │ │ │ ldmdbvc sl, {r5, r7, r8, pc} │ │ │ │ strle r0, [r3, #-1812] @ 0xfffff8ec │ │ │ │ @ instruction: 0x07d0795a │ │ │ │ tstcc r1, r8, asr pc │ │ │ │ adcmi r6, fp, #442368 @ 0x6c000 │ │ │ │ @ instruction: 0x9118d1f5 │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r8, sl, ip, pc} │ │ │ │ orrshi pc, r1, r0 │ │ │ │ - blmi ffd16fc0 <__read_chk@plt+0xffcb1bec> │ │ │ │ + blmi ffd16f50 <__read_chk@plt+0xffcb1b7c> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ strtmi r4, [fp], pc, ror #19 │ │ │ │ stmdapl r7, {r0, r1, r2, r4, fp, ip, pc}^ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - blls 7e9054 <__read_chk@plt+0x783c80> │ │ │ │ + blls 7e8fe4 <__read_chk@plt+0x783c10> │ │ │ │ movwls r4, #30264 @ 0x7638 │ │ │ │ movwls r9, #4868 @ 0x1304 │ │ │ │ tstls r0, #1275068416 @ 0x4c000000 │ │ │ │ movwls r9, #41741 @ 0xa30d │ │ │ │ andls r4, r6, #232, 22 @ 0x3a000 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r9, #21256 @ 0x5308 │ │ │ │ tstls r4, #134217728 @ 0x8000000 │ │ │ │ movwls r9, #58129 @ 0xe311 │ │ │ │ - blmi ffa2906c <__read_chk@plt+0xff9c3c98> │ │ │ │ + blmi ffa28ffc <__read_chk@plt+0xff9c3c28> │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ - blmi ff9e909c <__read_chk@plt+0xff983cc8> │ │ │ │ + blmi ff9e902c <__read_chk@plt+0xff983c58> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrbtmi r4, [fp], #-3042 @ 0xfffff41e │ │ │ │ - blmi ff9a909c <__read_chk@plt+0xff943cc8> │ │ │ │ + blmi ff9a902c <__read_chk@plt+0xff943c58> │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ ldrbtmi r4, [fp], #-3041 @ 0xfffff41f │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ @ instruction: 0xf76033ff │ │ │ │ - @ instruction: 0xf507ed38 │ │ │ │ + @ instruction: 0xf507ed70 │ │ │ │ andcs r4, r0, #128, 6 │ │ │ │ @ instruction: 0xf8834638 │ │ │ │ @ instruction: 0xf7602fff │ │ │ │ - blmi ff7ff908 <__read_chk@plt+0xff79a534> │ │ │ │ + blmi ff7ff978 <__read_chk@plt+0xff79a5a4> │ │ │ │ ldrls r1, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ tstls sl, #2063597568 @ 0x7b000000 │ │ │ │ ldrbtmi r4, [fp], #-3033 @ 0xfffff427 │ │ │ │ @ instruction: 0x462b9316 │ │ │ │ ldmdbvs fp, {r0, r1, sp, lr, pc} │ │ │ │ ldrbmi r9, [fp, #-797] @ 0xfffffce3 │ │ │ │ ldmdbvc sl, {r0, r1, r2, r4, r5, r6, ip, lr, pc} │ │ │ │ ldrble r0, [r8, #1810]! @ 0x712 │ │ │ │ @ instruction: 0xf016795e │ │ │ │ mvnsle r0, r1, lsl #12 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ - bcs 151e5f8 <__read_chk@plt+0x14b9224> │ │ │ │ - bcc 153b8d0 <__read_chk@plt+0x14d64fc> │ │ │ │ + bcs 151e588 <__read_chk@plt+0x14b91b4> │ │ │ │ + bcc 153b860 <__read_chk@plt+0x14d648c> │ │ │ │ @ instruction: 0x21abf64a │ │ │ │ @ instruction: 0x21aaf6ca │ │ │ │ andne pc, r2, #164864 @ 0x28400 │ │ │ │ - blne ff98661c <__read_chk@plt+0xff921248> │ │ │ │ + blne ff9865ac <__read_chk@plt+0xff9211d8> │ │ │ │ teqpcs r8, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ - bmi fe941bd4 <__read_chk@plt+0xfe8dc800> │ │ │ │ + bmi fe941b64 <__read_chk@plt+0xfe8dc790> │ │ │ │ vhsub.u8 d4, d16, d10 │ │ │ │ ldmdavs r8, {r1, r2, r3, r4, r5, r8, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ cdp2 0, 6, cr15, cr4, cr13, {3} │ │ │ │ ldmdbls sl, {r0, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0x4628681d │ │ │ │ - bl 542268 <__read_chk@plt+0x4dce94> │ │ │ │ + bl 13421f8 <__read_chk@plt+0x12dce24> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ rschi pc, r9, r0, asr #32 │ │ │ │ rsblt pc, r4, sp, asr #17 │ │ │ │ - beq 12bee34 <__read_chk@plt+0x1259a60> │ │ │ │ + beq 12bedc4 <__read_chk@plt+0x12599f0> │ │ │ │ ldrbmi r4, [r8], -fp, lsr #13 │ │ │ │ - ldcl 7, cr15, [lr], {96} @ 0x60 │ │ │ │ + ldc 7, cr15, [r6, #-384] @ 0xfffffe80 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bl fe9de67c <__read_chk@plt+0xfe9792a8> │ │ │ │ + bl fe9de60c <__read_chk@plt+0xfe979238> │ │ │ │ addsmi r0, r8, #671088640 @ 0x28000000 │ │ │ │ addshi pc, r3, r0, asr #4 │ │ │ │ streq lr, [r3, #-2827] @ 0xfffff4f5 │ │ │ │ andsle r4, r1, #717225984 @ 0x2ac00000 │ │ │ │ - bl febc22a4 <__read_chk@plt+0xfeb5ced0> │ │ │ │ + bl ff9c2234 <__read_chk@plt+0xff95ce60> │ │ │ │ stmdavs r2, {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ ldrbmi lr, [fp, #-2] │ │ │ │ addhi pc, r3, r0 │ │ │ │ @ instruction: 0xf813461d │ │ │ │ @ instruction: 0xf8321901 │ │ │ │ @ instruction: 0xf4100011 │ │ │ │ rscsle r5, r4, r0 │ │ │ │ movweq lr, #48037 @ 0xbba5 │ │ │ │ stmdaeq r1, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ movwls r1, #11233 @ 0x2be1 │ │ │ │ - blls 68abf8 <__read_chk@plt+0x625824> │ │ │ │ + blls 68ab88 <__read_chk@plt+0x6257b4> │ │ │ │ andeq lr, fp, #165888 @ 0x28800 │ │ │ │ asrmi pc, r1, #11 @ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ andls fp, r1, #12 │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - ldc 7, cr15, [r4], #384 @ 0x180 │ │ │ │ + stcl 7, cr15, [ip], #384 @ 0x180 │ │ │ │ orrmi pc, r0, #29360128 @ 0x1c00000 │ │ │ │ andcs r4, r0, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xf88346c3 │ │ │ │ @ instruction: 0xf7602fff │ │ │ │ - strmi lr, [r4], #-3232 @ 0xfffff360 │ │ │ │ + strmi lr, [r4], #-3288 @ 0xfffff328 │ │ │ │ @ instruction: 0x465de7bb │ │ │ │ @ instruction: 0xf0fe4638 │ │ │ │ - @ instruction: 0xf8d9fe9d │ │ │ │ + @ instruction: 0xf8d9fe45 │ │ │ │ andsls r3, lr, r0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0e31ac0 │ │ │ │ - addcs pc, r0, #790528 @ 0xc1000 │ │ │ │ + addcs pc, r0, #430080 @ 0x69000 │ │ │ │ stmdage r1!, {r8, sp} │ │ │ │ - svc 0x0046f75f │ │ │ │ + svc 0x007ef75f │ │ │ │ tstls pc, #30720 @ 0x7800 │ │ │ │ @ instruction: 0x93202301 │ │ │ │ - blmi fe44cdb4 <__read_chk@plt+0xfe3e79e0> │ │ │ │ - bls 6ee658 <__read_chk@plt+0x689284> │ │ │ │ + blmi fe44cd44 <__read_chk@plt+0xfe3e7970> │ │ │ │ + bls 6ee5e8 <__read_chk@plt+0x689214> │ │ │ │ @ instruction: 0x9323447b │ │ │ │ ldrbtmi r4, [fp], #-2955 @ 0xfffff475 │ │ │ │ movwcs r9, #17215 @ 0x433f │ │ │ │ smlabbcc r0, sp, r8, pc @ │ │ │ │ ldmpl r3, {r0, r3, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0x9326221d │ │ │ │ - svc 0x0030f75f │ │ │ │ + svc 0x0068f75f │ │ │ │ @ instruction: 0xf7d5a81f │ │ │ │ ldmdage lr, {r0, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blx bc097a <__read_chk@plt+0xb5b5a6> │ │ │ │ + blx ff5c0908 <__read_chk@plt+0xff55b534> │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ cdpge 6, 1, cr4, cr13, cr12, {1} │ │ │ │ stmdavs r3!, {r0, r2, r3, r4, r8, sl, ip, pc} │ │ │ │ @ instruction: 0x4620b11b │ │ │ │ - blx 74099e <__read_chk@plt+0x6db5ca> │ │ │ │ + blx ff14092c <__read_chk@plt+0xff0db558> │ │ │ │ stmdbvs r4!, {r0, r2, r3, r4, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf0e54630 │ │ │ │ - ldrls pc, [sp], #-2835 @ 0xfffff4ed │ │ │ │ + ldrls pc, [sp], #-2747 @ 0xfffff545 │ │ │ │ mvnsle r4, r5, lsr #5 │ │ │ │ - blmi 1a96ff8 <__read_chk@plt+0x1a31c24> │ │ │ │ + blmi 1a96f88 <__read_chk@plt+0x1a31bb4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 115e68c <__read_chk@plt+0x10f92b8> │ │ │ │ + blls 115e61c <__read_chk@plt+0x10f9248> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strhcs r8, [r0], -sp │ │ │ │ pop {r0, r1, r6, ip, sp, pc} │ │ │ │ @ instruction: 0x46a88ff0 │ │ │ │ ldrbmi r4, [sp], -r3, lsl #12 │ │ │ │ - blmi 1cfe450 <__read_chk@plt+0x1c9907c> │ │ │ │ + blmi 1cfe3e0 <__read_chk@plt+0x1c9900c> │ │ │ │ strls r1, [r1], -r1, ror #23 │ │ │ │ strmi pc, [r0], r7, lsl #10 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbmi r4, [sp], -ip, ror #22 │ │ │ │ asrmi pc, r1, #11 @ │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1568 @ 0x620 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf04f9503 │ │ │ │ @ instruction: 0xf8dd0800 │ │ │ │ @ instruction: 0xf760b064 │ │ │ │ - @ instruction: 0x4620ec34 │ │ │ │ + strtmi lr, [r0], -ip, ror #24 │ │ │ │ svchi 0x00fff886 │ │ │ │ - stc 7, cr15, [r2], #-384 @ 0xfffffe80 │ │ │ │ + mrrc 7, 6, pc, sl, cr0 @ │ │ │ │ strmi r9, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ @ instruction: 0xf04fb923 │ │ │ │ - blls 851280 <__read_chk@plt+0x7ebeac> │ │ │ │ + blls 851210 <__read_chk@plt+0x7ebe3c> │ │ │ │ smlad r0, r8, r2, r9 │ │ │ │ - blne ff96b2ec <__read_chk@plt+0xff905f18> │ │ │ │ + blne ff96b27c <__read_chk@plt+0xff905ea8> │ │ │ │ asrmi pc, r1, #11 @ │ │ │ │ - blcc 14ce98 <__read_chk@plt+0xe7ac4> │ │ │ │ - blmi 17e92f8 <__read_chk@plt+0x1783f24> │ │ │ │ + blcc 14ce28 <__read_chk@plt+0xe7a54> │ │ │ │ + blmi 17e9288 <__read_chk@plt+0x1783eb4> │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ - blmi 17a92a8 <__read_chk@plt+0x1743ed4> │ │ │ │ + blmi 17a9238 <__read_chk@plt+0x1743e64> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ tstcc lr, #27648 @ 0x6c00 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0xf76033ff │ │ │ │ - @ instruction: 0x4620ec12 │ │ │ │ + strtmi lr, [r0], -sl, asr #24 │ │ │ │ svchi 0x00fff886 │ │ │ │ - stc 7, cr15, [r0], {96} @ 0x60 │ │ │ │ + ldc 7, cr15, [r8], #-384 @ 0xfffffe80 │ │ │ │ strmi r9, [r4], #-2845 @ 0xfffff4e3 │ │ │ │ - blmi 15be250 <__read_chk@plt+0x1558e7c> │ │ │ │ + blmi 15be1e0 <__read_chk@plt+0x1558e0c> │ │ │ │ andcs r4, r1, #84934656 @ 0x5100000 │ │ │ │ ldrbtmi r9, [fp], #-1283 @ 0xfffffafd │ │ │ │ stmibne r3, {r8, r9, ip, pc} │ │ │ │ - blne 124b440 <__read_chk@plt+0x11e606c> │ │ │ │ + blne 124b3d0 <__read_chk@plt+0x11e5ffc> │ │ │ │ strtmi r9, [r0], -r1, lsl #6 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7609502 │ │ │ │ - @ instruction: 0xf507ebfa │ │ │ │ + @ instruction: 0xf507ec32 │ │ │ │ strtmi r4, [r0], -r0, lsl #7 │ │ │ │ @ instruction: 0xf1082200 │ │ │ │ @ instruction: 0xf8830507 │ │ │ │ @ instruction: 0xf7602fff │ │ │ │ - @ instruction: 0xf898ebe4 │ │ │ │ + @ instruction: 0xf898ec1c │ │ │ │ strmi r3, [r4], #-7 │ │ │ │ cmplt fp, r9, lsl r3 │ │ │ │ - b fefc2484 <__read_chk@plt+0xfef5d0b0> │ │ │ │ + b ffdc2414 <__read_chk@plt+0xffd5d040> │ │ │ │ stmdavs r1, {r0, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf815e002 │ │ │ │ tstlt fp, r1, lsl #30 │ │ │ │ andscc pc, r3, r1, lsr r8 @ │ │ │ │ ldrbtle r0, [r8], #1179 @ 0x49b │ │ │ │ strbt r3, [r9], r8, lsl #12 │ │ │ │ ldrbtmi r4, [sl], #-2620 @ 0xfffff5c4 │ │ │ │ movwcs lr, #1580 @ 0x62c │ │ │ │ tstls r8, #241664 @ 0x3b000 │ │ │ │ ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ @ instruction: 0xe66b447b │ │ │ │ @ instruction: 0xf0e32007 │ │ │ │ - blmi f8305c <__read_chk@plt+0xf1dc88> │ │ │ │ + blmi f82e8c <__read_chk@plt+0xf1dab8> │ │ │ │ ldmpl r3, {r0, r1, r2, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7606818 │ │ │ │ - stmdbvc fp!, {r1, r2, r4, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbvc fp!, {r1, r2, r3, r8, sl, fp, sp, lr, pc}^ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ svcge 0x0056f47f │ │ │ │ - blmi e3e00c <__read_chk@plt+0xdd8c38> │ │ │ │ + blmi e3df9c <__read_chk@plt+0xdd8bc8> │ │ │ │ @ instruction: 0xf8df465d │ │ │ │ @ instruction: 0x4651b0d0 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ movwls r4, #1275 @ 0x4fb │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ @ instruction: 0x960133ff │ │ │ │ - beq 1408a8 <__read_chk@plt+0xdb4d4> │ │ │ │ + beq 140838 <__read_chk@plt+0xdb464> │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ - bl fed424f4 <__read_chk@plt+0xfecdd120> │ │ │ │ + bl ffb42484 <__read_chk@plt+0xffadd0b0> │ │ │ │ orrmi pc, r0, #29360128 @ 0x1c00000 │ │ │ │ ldrmi r4, [r8], r0, lsr #12 │ │ │ │ svcge 0x00fff883 │ │ │ │ - bl fe842504 <__read_chk@plt+0xfe7dd130> │ │ │ │ + bl ff642494 <__read_chk@plt+0xff5dd0c0> │ │ │ │ strtmi r4, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ - blne ff14cf90 <__read_chk@plt+0xff0e7bbc> │ │ │ │ + blne ff14cf20 <__read_chk@plt+0xff0e7b4c> │ │ │ │ @ instruction: 0xf5c1447b │ │ │ │ movwls r4, #416 @ 0x1a0 │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf7609601 │ │ │ │ - @ instruction: 0xf888eb9a │ │ │ │ + @ instruction: 0xf888ebd2 │ │ │ │ @ instruction: 0xe6edafff │ │ │ │ - stmdb r8, {r5, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sl, r1, lr, lsr #10 │ │ │ │ - eorseq sl, r1, sl, lsr #10 │ │ │ │ + stmdb r0, {r5, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + mlaseq r1, lr, r5, sl │ │ │ │ + mlaseq r1, sl, r5, sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r0, r6, r2, lsl ip │ │ │ │ + andseq r0, r6, r6, lsr #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r0, r6, r0, lsr #21 │ │ │ │ - @ instruction: 0x00160ada │ │ │ │ + @ instruction: 0x001609b4 │ │ │ │ + andseq r0, r6, lr, ror #19 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r7, sl, r2, lsl r5 │ │ │ │ - andseq r0, r6, r0, ror fp │ │ │ │ - andseq r0, r6, r8, asr ip │ │ │ │ - mulseq r6, lr, fp │ │ │ │ - @ instruction: 0x00160bd4 │ │ │ │ - andseq r0, r6, sl, lsl #24 │ │ │ │ - @ instruction: 0x001522f8 │ │ │ │ - @ instruction: 0x00160cb2 │ │ │ │ - mulseq r6, r8, fp │ │ │ │ + eoreq r7, sl, r6, lsl r4 │ │ │ │ + andseq r0, r6, r4, lsl #21 │ │ │ │ + andseq r0, r6, ip, ror #22 │ │ │ │ + @ instruction: 0x00160ab2 │ │ │ │ + andseq r0, r6, r8, ror #21 │ │ │ │ + andseq r0, r6, lr, lsl fp │ │ │ │ + andseq r2, r5, ip, lsl #4 │ │ │ │ + andseq r0, r6, r6, asr #23 │ │ │ │ + andseq r0, r6, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffbe7 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - eorseq sl, r1, r8, ror #4 │ │ │ │ - strdeq r7, [sl], -r8 @ │ │ │ │ - andseq r0, r6, r6, ror #21 │ │ │ │ - andseq r0, r6, sl, lsr #21 │ │ │ │ - andseq r0, r6, ip, lsr #21 │ │ │ │ - andseq r0, r6, r2, ror #20 │ │ │ │ - andseq r1, r9, r6, lsr #3 │ │ │ │ - @ instruction: 0x001607f2 │ │ │ │ - andseq r0, r6, ip, lsr #16 │ │ │ │ + ldrsbteq sl, [r1], -r8 │ │ │ │ + strdeq r7, [sl], -ip @ │ │ │ │ + @ instruction: 0x001609fa │ │ │ │ + @ instruction: 0x001609be │ │ │ │ + andseq r0, r6, r0, asr #19 │ │ │ │ + andseq r0, r6, r6, ror r9 │ │ │ │ + ldrheq r1, [r9], -sl │ │ │ │ + andseq r0, r6, r6, lsl #14 │ │ │ │ + andseq r0, r6, r0, asr #14 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq r0, r6, r2, ror r9 │ │ │ │ - eoreq r7, sl, r4, ror #3 │ │ │ │ - andseq r0, r6, r0, ror r9 │ │ │ │ + andseq r0, r6, r6, lsl #17 │ │ │ │ + eoreq r7, sl, r8, ror #1 │ │ │ │ + andseq r0, r6, r4, lsl #17 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ffb42b6c <__read_chk@plt+0xffadd798> │ │ │ │ + bleq ffb42afc <__read_chk@plt+0xffadd728> │ │ │ │ @ instruction: 0xf5ad49f4 │ │ │ │ - bmi ffe23e3c <__read_chk@plt+0xffdbea68> │ │ │ │ + bmi ffe23dcc <__read_chk@plt+0xffdbe9f8> │ │ │ │ svcmi 0x00f44479 │ │ │ │ - ldrbtmi r4, [pc], #-3060 @ 10484c <__read_chk@plt+0x9f478> │ │ │ │ + ldrbtmi r4, [pc], #-3060 @ 1047dc <__read_chk@plt+0x9f408> │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f92fd │ │ │ │ ldmpl lr!, {r9}^ │ │ │ │ - blcs 11e928 <__read_chk@plt+0xb9554> │ │ │ │ + blcs 11e8b8 <__read_chk@plt+0xb94e4> │ │ │ │ rscshi pc, sl, r0 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r2, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ vpmax.u8 d18, d0, d0 │ │ │ │ @ instruction: 0xf89380ef │ │ │ │ @ instruction: 0x065930f4 │ │ │ │ rschi pc, sl, r0, lsl #2 │ │ │ │ @ instruction: 0xf7794680 │ │ │ │ - blmi ffac43fc <__read_chk@plt+0xffa5f028> │ │ │ │ + blmi ffac446c <__read_chk@plt+0xffa5f098> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldrmi r2, [r4], -r0, asr #23 │ │ │ │ tst ip, r2, lsr #18 │ │ │ │ adcmi r6, r2, #36, 18 @ 0x90000 │ │ │ │ rschi pc, sp, r0 │ │ │ │ @ instruction: 0xf0137963 │ │ │ │ mvnsle r0, r4 │ │ │ │ @ instruction: 0xf14007db │ │ │ │ @ instruction: 0xf1b880e6 │ │ │ │ @ instruction: 0xf0000f0c │ │ │ │ @ instruction: 0xf75f8167 │ │ │ │ - blmi ff8004b0 <__read_chk@plt+0xff79b0dc> │ │ │ │ + blmi ff800520 <__read_chk@plt+0xff79b14c> │ │ │ │ addsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ ldrmi r4, [r0, #1147] @ 0x47b │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ @ instruction: 0xf8d30f00 │ │ │ │ - bl fe9d37f0 <__read_chk@plt+0xfe96e41c> │ │ │ │ + bl fe9d3780 <__read_chk@plt+0xfe96e3ac> │ │ │ │ @ instruction: 0xf0400500 │ │ │ │ stmiavs r2!, {r3, r8, pc}^ │ │ │ │ ldrmi r4, [r5], #-2515 @ 0xfffff62d │ │ │ │ ldrbtmi r9, [r9], #-0 │ │ │ │ andcs r4, r9, sl, lsr #12 │ │ │ │ - blx 1640c62 <__read_chk@plt+0x15db88e> │ │ │ │ + blx 40bf0 │ │ │ │ vpadd.f32 d2, d0, d0 │ │ │ │ strtmi r8, [r0], -r7, lsl #2 │ │ │ │ @ instruction: 0xf91cf7ff │ │ │ │ stmiavs r3!, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf7ff814c │ │ │ │ - bmi ff3c2e90 <__read_chk@plt+0xff35dabc> │ │ │ │ + bmi ff3c2e20 <__read_chk@plt+0xff35da4c> │ │ │ │ @ instruction: 0xf8b2447a │ │ │ │ movwcc r3, #7102 @ 0x1bbe │ │ │ │ @ instruction: 0xf8a2b21b │ │ │ │ @ instruction: 0xf8d23bbe │ │ │ │ - bcs 10f818 <__read_chk@plt+0xaa444> │ │ │ │ + bcs 10f7a8 <__read_chk@plt+0xaa3d4> │ │ │ │ adchi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r7, pc} │ │ │ │ stmibmi r2, {r1, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf5032009 │ │ │ │ ldrbtmi r5, [r9], #-832 @ 0xfffffcc0 │ │ │ │ ldrbmi pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ eorvs r2, fp, r0, lsl #6 │ │ │ │ - blx bc0cb6 <__read_chk@plt+0xb5b8e2> │ │ │ │ + blx ff5c0c44 <__read_chk@plt+0xff55b870> │ │ │ │ @ instruction: 0xf988f02e │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdavs r3!, {r1, r2, r3, r5, r8, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0e31ac0 │ │ │ │ - stmdavs r8!, {r0, r2, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r8!, {r0, r2, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf02fb130 │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628b113 │ │ │ │ - @ instruction: 0xf966f0e5 │ │ │ │ + @ instruction: 0xf90ef0e5 │ │ │ │ @ instruction: 0xf64f4bb1 │ │ │ │ strdcs r7, [r0, -pc] │ │ │ │ svceq 0x000cf1b8 │ │ │ │ andshi r4, sl, fp, ror r4 │ │ │ │ tstvc r9, sl, asr r0 │ │ │ │ @ instruction: 0xf7a9d103 │ │ │ │ @ instruction: 0xf005f909 │ │ │ │ - blmi fec04980 <__read_chk@plt+0xfeb9f5ac> │ │ │ │ + blmi fec04910 <__read_chk@plt+0xfeb9f53c> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ ldrmi r2, [r4], -r0, asr #23 │ │ │ │ subs fp, r1, sl, lsl r9 │ │ │ │ adcmi r6, r2, #36, 18 @ 0x90000 │ │ │ │ stmdbvc r3!, {r1, r2, r3, r6, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1881 @ 0x759 │ │ │ │ addshi pc, r4, #14614528 @ 0xdf0000 │ │ │ │ @@ -163190,122 +163162,122 @@ │ │ │ │ cmnle pc, r0, lsl #22 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4d16a │ │ │ │ @ instruction: 0xf1baa000 │ │ │ │ eorle r0, r9, r0, lsl #30 │ │ │ │ @ instruction: 0xf7604650 │ │ │ │ - @ instruction: 0xf100ea76 │ │ │ │ + @ instruction: 0xf100eaae │ │ │ │ @ instruction: 0xf5b60615 │ │ │ │ subsle r7, r5, #488 @ 0x1e8 │ │ │ │ strbmi sl, [r8], -r2, lsl #26 │ │ │ │ andls pc, r0, r5, asr #17 │ │ │ │ @ instruction: 0x46324651 │ │ │ │ - bl 194276c <__read_chk@plt+0x18dd398> │ │ │ │ + bl fe7426fc <__read_chk@plt+0xfe6dd328> │ │ │ │ strcs r6, [r0], #-2091 @ 0xfffff7d5 │ │ │ │ @ instruction: 0xf8d5559c │ │ │ │ ldrbmi sl, [r0], -r0 │ │ │ │ - b 194277c <__read_chk@plt+0x18dd3a8> │ │ │ │ - bne d96304 <__read_chk@plt+0xd30f30> │ │ │ │ + b fe74270c <__read_chk@plt+0xfe6dd338> │ │ │ │ + bne d96294 <__read_chk@plt+0xd30ec0> │ │ │ │ @ instruction: 0xf7604650 │ │ │ │ - stmdavs fp!, {r2, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ stmdavs r8!, {r2, r3, r4, r7, r8, sl, ip, lr} │ │ │ │ - blx ff340bca <__read_chk@plt+0xff2db7f6> │ │ │ │ + blx ff340b5a <__read_chk@plt+0xff2db786> │ │ │ │ strbmi r6, [fp, #-2091] @ 0xfffff7d5 │ │ │ │ strtmi sp, [r8], -r2 │ │ │ │ - @ instruction: 0xf90cf0e5 │ │ │ │ + @ instruction: 0xf8b4f0e5 │ │ │ │ @ instruction: 0xf8d2f7ff │ │ │ │ ldrbtmi r4, [fp], #-2950 @ 0xfffff47a │ │ │ │ - blcs ff142d78 <__read_chk@plt+0xff0dd9a4> │ │ │ │ + blcs ff142d08 <__read_chk@plt+0xff0dd934> │ │ │ │ @ instruction: 0x4614b132 │ │ │ │ ldrbeq r7, [r9, -r3, ror #18] │ │ │ │ stmdbvs r4!, {r0, r1, r3, r4, r5, r7, r8, sl, ip, lr, pc} │ │ │ │ mvnsle r4, r2, lsr #5 │ │ │ │ ldrbtmi r4, [sl], #-2689 @ 0xfffff57f │ │ │ │ smlabbcs r0, r1, fp, r4 │ │ │ │ - blne ff0c2cd0 <__read_chk@plt+0xff05d8fc> │ │ │ │ + blne ff0c2c60 <__read_chk@plt+0xff05d88c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - bl 14c27d0 <__read_chk@plt+0x145d3fc> │ │ │ │ - ldc2l 7, cr15, [lr, #484]! @ 0x1e4 │ │ │ │ - bmi 204de58 <__read_chk@plt+0x1fe8a84> │ │ │ │ + bl fe2c2760 <__read_chk@plt+0xfe25d38c> │ │ │ │ + mrc2 7, 1, pc, cr6, cr9, {3} │ │ │ │ + bmi 204dde8 <__read_chk@plt+0x1fe8a14> │ │ │ │ ldrbtmi r4, [sl], #-2926 @ 0xfffff492 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrshmi r9, [sl], #-189 @ 0xffffff43 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, pc, r0, asr #32 │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ pop {r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0x461387f0 │ │ │ │ ldmdbvs fp, {r1, sp, lr, pc} │ │ │ │ mlale r6, r3, r2, r4 │ │ │ │ smlsldeq r7, r8, r9, r9 │ │ │ │ ldrb sp, [r8, r1, lsl #11]! │ │ │ │ stcge 0, cr3, [r2, #-88] @ 0xffffffa8 │ │ │ │ - blx 1440e24 <__read_chk@plt+0x13dba50> │ │ │ │ + @ instruction: 0xf9f4f0e5 │ │ │ │ @ instruction: 0xf8d49002 │ │ │ │ str sl, [r5, r0]! │ │ │ │ andcs r4, r0, sp, ror #28 │ │ │ │ - mcr 7, 0, pc, cr8, cr15, {2} @ │ │ │ │ + mcr 7, 2, pc, cr0, cr15, {2} @ │ │ │ │ ldrbtmi r7, [lr], #-2339 @ 0xfffff6dd │ │ │ │ eorsvs pc, sp, #25165824 @ 0x1800000 │ │ │ │ streq pc, [r1, #-3] │ │ │ │ tsteq r2, r2, asr #18 │ │ │ │ andeq pc, r1, #35 @ 0x23 │ │ │ │ ldreq r7, [sl, -r2, lsr #2] │ │ │ │ stmdbvc r3!, {r1, r8, sl, ip, lr, pc}^ │ │ │ │ ldrle r0, [r5, #-2011]! @ 0xfffff825 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ - blx ff042ac6 <__read_chk@plt+0xfefdd6f2> │ │ │ │ + blx ff042a56 <__read_chk@plt+0xfefdd682> │ │ │ │ ldrbtmi r4, [sl], #-2658 @ 0xfffff59e │ │ │ │ @ instruction: 0xf1b8e7b8 │ │ │ │ @ instruction: 0xf43f0f0c │ │ │ │ - blmi 1930770 <__read_chk@plt+0x18cb39c> │ │ │ │ + blmi 1930700 <__read_chk@plt+0x18cb32c> │ │ │ │ @ instruction: 0xf9b3447b │ │ │ │ - blcs 1139d8 <__read_chk@plt+0xae604> │ │ │ │ + blcs 113968 <__read_chk@plt+0xae594> │ │ │ │ svcge 0x001ff47f │ │ │ │ stmiavs r2!, {r0, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrmi r4, [r5], #-2396 @ 0xfffff6a4 │ │ │ │ ldrbtmi r9, [r9], #-0 │ │ │ │ andcs r4, r9, sl, lsr #12 │ │ │ │ - blx 1440e70 <__read_chk@plt+0x13dba9c> │ │ │ │ + @ instruction: 0xf9f4f0de │ │ │ │ stclle 13, cr2, [lr, #-0] │ │ │ │ ldrbtmi r4, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ @ instruction: 0x3000f9b6 │ │ │ │ - ble f0f708 <__read_chk@plt+0xeaa334> │ │ │ │ + ble f0f698 <__read_chk@plt+0xeaa2c4> │ │ │ │ @ instruction: 0xf0237923 │ │ │ │ @ instruction: 0xf0030201 │ │ │ │ @ instruction: 0x71220701 │ │ │ │ strle r0, [r2, #-1818] @ 0xfffff8e6 │ │ │ │ ldrbeq r7, [fp, r3, ror #18] │ │ │ │ @ instruction: 0x4639d558 │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xf779fb8d │ │ │ │ - @ instruction: 0xe794fd93 │ │ │ │ + ldr pc, [r4, fp, asr #27] │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ @ instruction: 0xf8d6fdb3 │ │ │ │ strmi r1, [r4], -r0, asr #23 │ │ │ │ cmnlt r9, fp, lsl #12 │ │ │ │ @ instruction: 0x0710791a │ │ │ │ ldmdbvc sl, {r0, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq pc, r5, #34 @ 0x22 │ │ │ │ andeq pc, r5, #66 @ 0x42 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r6, r8, ip, sp, lr} │ │ │ │ svclt 0x00182b00 │ │ │ │ @ instruction: 0xd1f14299 │ │ │ │ - ldc2l 7, cr15, [sl, #-484]! @ 0xfffffe1c │ │ │ │ + ldc2 7, cr15, [r2, #484]! @ 0x1e4 │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ - blx ffc42b62 <__read_chk@plt+0xffbdd78e> │ │ │ │ - blmi f17464 <__read_chk@plt+0xeb2090> │ │ │ │ + blx ffc42af2 <__read_chk@plt+0xffbdd71e> │ │ │ │ + blmi f173f4 <__read_chk@plt+0xeb2020> │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ - blne ff0c2df8 <__read_chk@plt+0xff05da24> │ │ │ │ + blne ff0c2d88 <__read_chk@plt+0xff05d9b4> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ - b fefc28f8 <__read_chk@plt+0xfef5d524> │ │ │ │ + b ffdc2888 <__read_chk@plt+0xffd5d4b4> │ │ │ │ @ instruction: 0xf779e76c │ │ │ │ - strb pc, [sl, -r9, ror #26]! @ │ │ │ │ + strb pc, [sl, -r1, lsr #27]! @ │ │ │ │ @ instruction: 0xf64f4b39 │ │ │ │ ldrbtmi r7, [fp], #-767 @ 0xfffffd01 │ │ │ │ andshi r7, sl, r8, lsl r1 │ │ │ │ @ instruction: 0xf7a9805a │ │ │ │ @ instruction: 0xf005f803 │ │ │ │ strcs pc, [r0, #-3831] @ 0xfffff109 │ │ │ │ @ instruction: 0x4620e7b0 │ │ │ │ @@ -163313,15 +163285,15 @@ │ │ │ │ @ instruction: 0xf02fe6ad │ │ │ │ stmdacs r0, {r0, r2, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ mcrge 4, 6, pc, cr13, cr15, {1} @ │ │ │ │ strpl pc, [r0], #1284 @ 0x504 │ │ │ │ ldclcc 8, cr15, [r4, #-848]! @ 0xfffffcb0 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf8d4aec6 │ │ │ │ - blcs 114240 <__read_chk@plt+0xaee6c> │ │ │ │ + blcs 1141d0 <__read_chk@plt+0xaedfc> │ │ │ │ mcrge 4, 6, pc, cr1, cr15, {1} @ │ │ │ │ @ instruction: 0xf8f4f030 │ │ │ │ @ instruction: 0xf02f6028 │ │ │ │ ldrt pc, [sl], r9, lsr #24 @ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ @ instruction: 0xf8d6fd61 │ │ │ │ strmi r1, [r4], -r0, asr #23 │ │ │ │ @@ -163329,104 +163301,104 @@ │ │ │ │ @ instruction: 0x0716791a │ │ │ │ ldmdbvc sl, {r0, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq pc, r5, #34 @ 0x22 │ │ │ │ andeq pc, r5, #66 @ 0x42 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r6, r8, ip, sp, lr} │ │ │ │ svclt 0x00184299 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - stc2 7, cr15, [r8, #-484]! @ 0xfffffe1c │ │ │ │ + stc2l 7, cr15, [r0, #-484]! @ 0xfffffe1c │ │ │ │ @ instruction: 0x46204639 │ │ │ │ - blx fe7c2c06 <__read_chk@plt+0xfe75d832> │ │ │ │ + blx fe7c2b96 <__read_chk@plt+0xfe75d7c2> │ │ │ │ @ instruction: 0xf75fe725 │ │ │ │ - svclt 0x0000eed8 │ │ │ │ - eorseq sl, r1, r0, asr #32 │ │ │ │ + svclt 0x0000ef10 │ │ │ │ + ldrhteq sl, [r1], -r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sl, r1, sl, lsr r0 │ │ │ │ + eorseq sl, r1, sl, lsr #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mlaseq r7, r8, r5, r9 │ │ │ │ - eorseq r9, r7, r0, ror #10 │ │ │ │ - andseq r0, r6, r6, lsl #17 │ │ │ │ - eorseq r9, r7, ip, lsl r5 │ │ │ │ - andseq r0, r6, r2, ror #16 │ │ │ │ - eorseq r9, r7, r8, lsr #9 │ │ │ │ - mlaseq r7, r4, r4, r9 │ │ │ │ - andseq ip, r4, r4, asr #31 │ │ │ │ - ldrshteq r9, [r7], -sl │ │ │ │ - eorseq r9, r7, r2, ror #7 │ │ │ │ + eorseq r9, r7, r8, lsl #12 │ │ │ │ + ldrsbteq r9, [r7], -r0 │ │ │ │ + mulseq r6, sl, r7 │ │ │ │ + eorseq r9, r7, ip, lsl #11 │ │ │ │ + andseq r0, r6, r6, ror r7 │ │ │ │ + eorseq r9, r7, r8, lsl r5 │ │ │ │ + eorseq r9, r7, r4, lsl #10 │ │ │ │ + @ instruction: 0x0014ced8 │ │ │ │ + eorseq r9, r7, sl, ror #8 │ │ │ │ + eorseq r9, r7, r2, asr r4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, r1, sl, lsr #28 │ │ │ │ - eorseq r9, r7, lr, ror r3 │ │ │ │ - eorseq r9, r7, r6, asr r3 │ │ │ │ - eorseq r9, r7, r8, asr #6 │ │ │ │ - andseq r0, r6, r6, ror r6 │ │ │ │ - eorseq r9, r7, r2, lsr #6 │ │ │ │ - ldrhteq r9, [r7], -r6 │ │ │ │ - mlaseq r7, sl, r2, r9 │ │ │ │ + mlaseq r1, sl, lr, r9 │ │ │ │ + eorseq r9, r7, lr, ror #7 │ │ │ │ + eorseq r9, r7, r6, asr #7 │ │ │ │ + ldrhteq r9, [r7], -r8 │ │ │ │ + andseq r0, r6, sl, lsl #11 │ │ │ │ + mlaseq r7, r2, r3, r9 │ │ │ │ + eorseq r9, r7, r6, lsr #6 │ │ │ │ + eorseq r9, r7, sl, lsl #6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5be74 <__read_chk@plt+0xfebf6aa0> │ │ │ │ + bl fec5be04 <__read_chk@plt+0xfebf6a30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 19c8bfc <__read_chk@plt+0x1963828> │ │ │ │ + blmi 19c8b8c <__read_chk@plt+0x19637b8> │ │ │ │ stmdbmi r3!, {r0, r1, r7, ip, sp, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2659 @ 0xfffff59d │ │ │ │ stclmi 4, cr4, [r3], #-484 @ 0xfffffe1c │ │ │ │ stmpl sl, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x1000f9b3 │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ - blle 40f09c <__read_chk@plt+0x3a9cc8> │ │ │ │ + blle 40f02c <__read_chk@plt+0x3a9c58> │ │ │ │ @ instruction: 0x46054a5e │ │ │ │ @ instruction: 0x7002f9b3 │ │ │ │ ldmdavs r3!, {r1, r2, r5, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ addmi r6, r7, #80, 16 @ 0x500000 │ │ │ │ - blmi 177b8fc <__read_chk@plt+0x1716528> │ │ │ │ + blmi 177b88c <__read_chk@plt+0x17164b8> │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - b 6c2a40 <__read_chk@plt+0x65d66c> │ │ │ │ - blmi 15d7620 <__read_chk@plt+0x157224c> │ │ │ │ + b 14c29d0 <__read_chk@plt+0x145d5fc> │ │ │ │ + blmi 15d75b0 <__read_chk@plt+0x15721dc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 15ed34 <__read_chk@plt+0xf9960> │ │ │ │ + blls 15ecc4 <__read_chk@plt+0xf98f0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ mullt r3, r7, r0 │ │ │ │ ldmdavs r0, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ ldmvs r2, {r0, r8, fp, sp}^ │ │ │ │ @ instruction: 0xf101bfc8 │ │ │ │ @ instruction: 0xf8d331ff │ │ │ │ svclt 0x00d875d4 │ │ │ │ - bne fe10d0f0 <__read_chk@plt+0xfe0a7d1c> │ │ │ │ - blx 5c1082 <__read_chk@plt+0x55bcae> │ │ │ │ + bne fe10d080 <__read_chk@plt+0xfe0a7cac> │ │ │ │ + blx fefc1010 <__read_chk@plt+0xfef5bc3c> │ │ │ │ orrpl pc, r0, #29360128 @ 0x1c00000 │ │ │ │ @ instruction: 0xf8d32206 │ │ │ │ @ instruction: 0xf8d31da0 │ │ │ │ @ instruction: 0xf02f0d74 │ │ │ │ - blmi 1304684 <__read_chk@plt+0x129f2b0> │ │ │ │ + blmi 1304614 <__read_chk@plt+0x129f240> │ │ │ │ ldrbtmi r9, [fp], #-0 │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ cmple r7, r0, lsl #26 │ │ │ │ cmnle ip, r0, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2115 @ 0xfffff7bd │ │ │ │ - @ instruction: 0xff76f0e3 │ │ │ │ + @ instruction: 0xff1ef0e3 │ │ │ │ svcmi 0x00426833 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d3447f │ │ │ │ @ instruction: 0xf9b73280 │ │ │ │ ldmdavs r8, {r1, ip} │ │ │ │ - bne ff11f0a4 <__read_chk@plt+0xff0b9cd0> │ │ │ │ - blx ffcc10c8 <__read_chk@plt+0xffc5bcf4> │ │ │ │ + bne ff11f034 <__read_chk@plt+0xff0b9c60> │ │ │ │ + blx fe6c1058 <__read_chk@plt+0xfe65bc84> │ │ │ │ @ instruction: 0xf9b76833 │ │ │ │ @ instruction: 0xf5032002 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ addsmi r3, sl, #1024 @ 0x400 │ │ │ │ ldmdami r7!, {r2, r3, r6, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf0e34478 │ │ │ │ - stmdals r0, {r0, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r0, {r0, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstcs r0, r8, lsr #2 │ │ │ │ - blx 14410ca <__read_chk@plt+0x13dbcf6> │ │ │ │ + blx 144105a <__read_chk@plt+0x13dbc86> │ │ │ │ @ instruction: 0xf0d94668 │ │ │ │ ldmdavs r3!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcs pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x111df893 │ │ │ │ ldmvs r3, {r4, fp, sp, lr}^ │ │ │ │ orrne pc, r0, r1, asr #7 │ │ │ │ @@ -163434,78 +163406,78 @@ │ │ │ │ ldmdavs r1, {r0, r1, r3, r5, r8, r9, fp, lr}^ │ │ │ │ stmdbcc r1, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ svclt 0x000c42eb │ │ │ │ movwcs r2, #8961 @ 0x2301 │ │ │ │ svclt 0x00a84299 │ │ │ │ @ instruction: 0xf0e34619 │ │ │ │ - @ instruction: 0xe788fabb │ │ │ │ + str pc, [r8, r3, ror #20] │ │ │ │ stmdami r4!, {r0, r1, r3, r4, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0e34478 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5034f22 │ │ │ │ - ldrbtmi r5, [pc], #-832 @ 104db8 <__read_chk@plt+0x9f9e4> │ │ │ │ + ldrbtmi r5, [pc], #-832 @ 104d48 <__read_chk@plt+0x9f974> │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0x1002f9b7 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0e31ac0 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2002f9b7 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blcc 15ef48 <__read_chk@plt+0xf9b74> │ │ │ │ - ble 3d5848 <__read_chk@plt+0x370474> │ │ │ │ + blcc 15eed8 <__read_chk@plt+0xf9b04> │ │ │ │ + ble 3d57d8 <__read_chk@plt+0x370404> │ │ │ │ ldrbtmi r4, [r8], #-2071 @ 0xfffff7e9 │ │ │ │ @ instruction: 0xf0e3e7b7 │ │ │ │ - @ instruction: 0xe764fa97 │ │ │ │ + @ instruction: 0xe764fa3f │ │ │ │ ldrbtmi r4, [r8], #-2069 @ 0xfffff7eb │ │ │ │ ldmdami r5, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7914478 │ │ │ │ ldrbtmi r4, [r8], #-2068 @ 0xfffff7ec │ │ │ │ ldmdami r4, {r0, r1, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7d24478 │ │ │ │ - ldcl 7, cr15, [sl, #380] @ 0x17c │ │ │ │ - mlaseq r7, lr, r1, r9 │ │ │ │ - eorseq r9, r1, r0, lsl #24 │ │ │ │ + mrc 7, 0, APSR_nzcv, cr2, cr15, {2} │ │ │ │ + eorseq r9, r7, lr, lsl #4 │ │ │ │ + eorseq r9, r1, r0, ror ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r9, [r1], -ip │ │ │ │ + eorseq r9, r1, ip, ror #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, r1, r0, asr #23 │ │ │ │ - eorseq r9, r7, r6, lsl r1 │ │ │ │ - eoreq r2, sl, lr, lsr #31 │ │ │ │ - ldrshteq r9, [r7], -r8 │ │ │ │ - andseq r0, r6, r4, asr r4 │ │ │ │ - mlaseq r7, r8, r0, r9 │ │ │ │ - eoreq r8, r8, r0, lsl #17 │ │ │ │ - eorseq r9, r7, sl, rrx │ │ │ │ - andseq r0, r6, sl, asr #7 │ │ │ │ - andseq r2, r6, lr, lsl #12 │ │ │ │ - andseq pc, r4, r4, ror #25 │ │ │ │ - andseq r5, r4, lr, asr sl │ │ │ │ - @ instruction: 0x001603b0 │ │ │ │ + eorseq r9, r1, r0, lsr ip │ │ │ │ + eorseq r9, r7, r6, lsl #3 │ │ │ │ + strhteq r2, [sl], -r2 │ │ │ │ + eorseq r9, r7, r8, ror #2 │ │ │ │ + andseq r0, r6, r8, ror #6 │ │ │ │ + eorseq r9, r7, r8, lsl #2 │ │ │ │ + mlaeq r8, r4, r7, r8 │ │ │ │ + ldrsbteq r9, [r7], -sl │ │ │ │ + @ instruction: 0x001602de │ │ │ │ + andseq r2, r6, r2, lsr #10 │ │ │ │ + @ instruction: 0x0014fbf8 │ │ │ │ + andseq r5, r4, r6, lsr #19 │ │ │ │ + andseq r0, r6, r4, asr #5 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5c05c <__read_chk@plt+0xfebf6c88> │ │ │ │ + bl fec5bfec <__read_chk@plt+0xfebf6c18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 948e24 <__read_chk@plt+0x8e3a50> │ │ │ │ + blmi 948db4 <__read_chk@plt+0x8e39e0> │ │ │ │ ldrbtmi r4, [fp], #-3361 @ 0xfffff2df │ │ │ │ @ instruction: 0xf8d3447d │ │ │ │ mvnslt r1, r0, asr #23 │ │ │ │ and r4, r2, fp, lsl #12 │ │ │ │ addsmi r6, r9, #442368 @ 0x6c000 │ │ │ │ ldmdbvc sl, {r1, r3, r4, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1874 @ 0x752 │ │ │ │ and r4, r2, ip, lsl #12 │ │ │ │ adcmi r6, r1, #36, 18 @ 0x90000 │ │ │ │ stmdbvc r0!, {r1, r2, r3, ip, lr, pc}^ │ │ │ │ andeq pc, r4, r0, lsl r0 @ │ │ │ │ - blmi 6f9674 <__read_chk@plt+0x6942a0> │ │ │ │ + blmi 6f9604 <__read_chk@plt+0x694230> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf75f6bc8 │ │ │ │ - stmiavs r3!, {r1, r3, sl, fp, sp, lr, pc} │ │ │ │ + stmiavs r3!, {r1, r6, sl, fp, sp, lr, pc} │ │ │ │ ldrmi r1, [ip], #-2612 @ 0xfffff5cc │ │ │ │ stcle 12, cr2, [r4], {-0} │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ mcrlt 7, 4, pc, cr12, cr14, {7} @ │ │ │ │ andcs fp, r1, r0, ror sp │ │ │ │ mrc2 7, 6, pc, cr10, cr15, {7} │ │ │ │ stmiapl fp!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @@ -163514,33 +163486,33 @@ │ │ │ │ ldrdcc pc, [ip, #-131] @ 0xffffff7d │ │ │ │ andcs fp, r0, r3, lsr r1 │ │ │ │ mcr2 7, 6, pc, cr14, cr15, {7} @ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ mrclt 7, 3, APSR_nzcv, cr8, cr14, {7} │ │ │ │ strtmi r2, [r0], -r5, lsl #24 │ │ │ │ andcs fp, r5, r8, lsr #31 │ │ │ │ - mcr 7, 5, pc, cr4, cr15, {2} @ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr12, cr15, {2} │ │ │ │ svclt 0x0000e7f1 │ │ │ │ - ldrhteq r8, [r7], -sl │ │ │ │ - eorseq r9, r1, ip, lsl sl │ │ │ │ - eorseq r8, r7, ip, lsl #31 │ │ │ │ + eorseq r9, r7, sl, lsr #32 │ │ │ │ + eorseq r9, r1, ip, lsl #21 │ │ │ │ + ldrshteq r8, [r7], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrdls pc, [r4, -pc]! @ │ │ │ │ stclmi 14, cr1, [r9, #-28] @ 0xffffffe4 │ │ │ │ ldrbtmi fp, [r9], #131 @ 0x83 │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ @ instruction: 0xf509447d │ │ │ │ @ instruction: 0xf779663d │ │ │ │ - blmi 1283d60 <__read_chk@plt+0x121e98c> │ │ │ │ + blmi 1283dd0 <__read_chk@plt+0x121e9fc> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ - bcs 10fe2c <__read_chk@plt+0xaaa58> │ │ │ │ + bcs 10fdbc <__read_chk@plt+0xaa9e8> │ │ │ │ ldrmi sp, [r4], -r9, asr #32 │ │ │ │ stmdbvs r4!, {r1, sp, lr, pc} │ │ │ │ suble r4, r4, r2, lsr #5 │ │ │ │ ldrbeq r7, [r8, -r3, ror #18] │ │ │ │ @ instruction: 0xf8dfd4f9 │ │ │ │ ldrbtmi r8, [r8], #252 @ 0xfc │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ @@ -163555,71 +163527,71 @@ │ │ │ │ stmdbvc r3!, {r2, r5, ip, lr, pc}^ │ │ │ │ ldrbtle r0, [r9], #1881 @ 0x759 │ │ │ │ strtle r0, [lr], #-2010 @ 0xfffff826 │ │ │ │ ldmdblt fp, {r0, r1, r5, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ msrlt CPSR_f, #13760 @ 0x35c0 │ │ │ │ @ instruction: 0xf75f2000 │ │ │ │ - stmdbvc r3!, {r1, r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdbvc r3!, {r1, r2, r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ tsteq r2, r6, asr #18 │ │ │ │ andeq pc, r1, #35 @ 0x23 │ │ │ │ tstpeq r1, r3 @ p-variant is OBSOLETE │ │ │ │ ldreq r7, [r8, -r2, lsr #2] │ │ │ │ strtmi sp, [r0], -r2, lsr #8 │ │ │ │ @ instruction: 0xf950f7ff │ │ │ │ - blcs ff1432f8 <__read_chk@plt+0xff0ddf24> │ │ │ │ + blcs ff143288 <__read_chk@plt+0xff0ddeb4> │ │ │ │ ldrmi fp, [r4], -sl, ror #2 │ │ │ │ ldrbeq r7, [r9, -r3, ror #18] │ │ │ │ stmdbvs r4!, {r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ mvnsle r4, r2, lsr #5 │ │ │ │ stmdbvc r3!, {r1, r5, r9, sl, lr}^ │ │ │ │ strble r0, [r3, #1883] @ 0x75b │ │ │ │ adcmi r6, r2, #36, 18 @ 0x90000 │ │ │ │ strdlt sp, [r3], -r9 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ - bllt 11c2db0 <__read_chk@plt+0x115d9dc> │ │ │ │ + bllt 1fc2d40 <__read_chk@plt+0x1f5d96c> │ │ │ │ ldc2l 7, cr15, [ip, #1016]! @ 0x3f8 │ │ │ │ - blmi 7fef6c <__read_chk@plt+0x799b98> │ │ │ │ + blmi 7feefc <__read_chk@plt+0x799b28> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0x2c004bc0 │ │ │ │ ldrb sp, [r0, sl, ror #3]! │ │ │ │ tstls r1, r0, lsr #12 │ │ │ │ - blx 1742fe2 <__read_chk@plt+0x16ddc0e> │ │ │ │ + blx 1742f72 <__read_chk@plt+0x16ddb9e> │ │ │ │ @ instruction: 0xf8d94604 │ │ │ │ stmdbls r1, {r6, r7, r8, r9, fp} │ │ │ │ cmnlt r8, r3, lsl #12 │ │ │ │ @ instruction: 0x0712791a │ │ │ │ ldmdbvc sl, {r0, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andeq pc, r5, #34 @ 0x22 │ │ │ │ andeq pc, r5, #66 @ 0x42 │ │ │ │ ldmdbvs fp, {r1, r3, r4, r6, r8, ip, sp, lr} │ │ │ │ svclt 0x00184298 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf7799101 │ │ │ │ - stmdbls r1, {r0, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbls r1, {r0, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ ldrb pc, [lr, -pc, lsl #19]! @ │ │ │ │ addsle r2, sl, r0, lsl #22 │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf77943f0 │ │ │ │ - svclt 0x0000bb11 │ │ │ │ - eorseq r8, r7, lr, lsl #30 │ │ │ │ - eorseq r8, r7, r8, lsl #30 │ │ │ │ - ldrshteq r8, [r7], -ip │ │ │ │ - ldrsbteq r8, [r7], -lr │ │ │ │ - eorseq r8, r7, ip, asr #28 │ │ │ │ + svclt 0x0000bb49 │ │ │ │ + eorseq r8, r7, lr, ror pc │ │ │ │ + eorseq r8, r7, r8, ror pc │ │ │ │ + eorseq r8, r7, ip, ror #30 │ │ │ │ + eorseq r8, r7, lr, asr #30 │ │ │ │ + ldrhteq r8, [r7], -ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5c24c <__read_chk@plt+0xfebf6e78> │ │ │ │ + bl fec5c1dc <__read_chk@plt+0xfebf6e08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 6c9014 <__read_chk@plt+0x663c40> │ │ │ │ + blmi 6c8fa4 <__read_chk@plt+0x663bd0> │ │ │ │ andcs r4, r0, r5, lsl #12 │ │ │ │ ldrbtmi r4, [fp], #-3606 @ 0xfffff1ea │ │ │ │ @ instruction: 0xf8d3447e │ │ │ │ @ instruction: 0xf75f4bc8 │ │ │ │ - stmiavs fp!, {r1, r2, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmiavs fp!, {r1, r2, r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrmi r1, [ip], #-2596 @ 0xfffff5dc │ │ │ │ stcle 12, cr2, [r4], {-0} │ │ │ │ @ instruction: 0xf043796b │ │ │ │ cmnvc fp, r4, lsl #6 │ │ │ │ andcs fp, r1, r0, ror sp │ │ │ │ ldc2l 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ ldmpl r3!, {r0, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @@ -163629,37 +163601,37 @@ │ │ │ │ andcs fp, r0, fp, lsr r1 │ │ │ │ stc2l 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf043796b │ │ │ │ cmnvc fp, r4, lsl #6 │ │ │ │ stccs 13, cr11, [r5], {112} @ 0x70 │ │ │ │ svclt 0x00a84620 │ │ │ │ @ instruction: 0xf75f2005 │ │ │ │ - ldrb lr, [r0, r0, asr #27]! │ │ │ │ - eorseq r8, r7, r6, asr #27 │ │ │ │ - eorseq r9, r1, r8, lsr #16 │ │ │ │ + udf #3800 @ 0xed8 │ │ │ │ + eorseq r8, r7, r6, lsr lr │ │ │ │ + mlaseq r1, r8, r8, r9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ strb fp, [r1, r0, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ @ instruction: 0xf779b082 │ │ │ │ - blmi 1583ba8 <__read_chk@plt+0x151e7d4> │ │ │ │ + blmi 1583c18 <__read_chk@plt+0x151e844> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ stmdbcs r0, {r6, r7, r8, r9, fp, ip} │ │ │ │ strmi sp, [fp], -ip, asr #32 │ │ │ │ @ instruction: 0xf022795a │ │ │ │ cmpvc sl, r2, lsl #4 │ │ │ │ addsmi r6, r9, #442368 @ 0x6c000 │ │ │ │ - blcs 134d58 <__read_chk@plt+0xcf984> │ │ │ │ + blcs 134ce8 <__read_chk@plt+0xcf914> │ │ │ │ svcmi 0x004ad1f6 │ │ │ │ ldrdls pc, [r8, -pc]! @ │ │ │ │ ldrbtmi r4, [r9], #1151 @ 0x47f │ │ │ │ - blmi ff143464 <__read_chk@plt+0xff0de090> │ │ │ │ + blmi ff1433f4 <__read_chk@plt+0xff0de020> │ │ │ │ eorsle r2, r9, r0, lsl #24 │ │ │ │ @ instruction: 0x811cf8df │ │ │ │ @ instruction: 0xf8df4e47 │ │ │ │ ldrbtmi sl, [r8], #288 @ 0x120 │ │ │ │ @ instruction: 0xf508447e │ │ │ │ ldrbtmi r6, [sl], #1341 @ 0x53d │ │ │ │ @ instruction: 0xf0037963 │ │ │ │ @@ -163670,171 +163642,171 @@ │ │ │ │ cmnvc r3, r2, lsl #6 │ │ │ │ @ instruction: 0xf8d96924 │ │ │ │ addsmi r3, ip, #192, 22 @ 0x30000 │ │ │ │ mvnlt sp, lr, lsl r0 │ │ │ │ ldrbeq r7, [sl, r3, ror #18] │ │ │ │ @ instruction: 0xf003d4ea │ │ │ │ @ instruction: 0xf0020207 │ │ │ │ - bcs 105550 <__read_chk@plt+0xa017c> │ │ │ │ + bcs 1054e0 <__read_chk@plt+0xa010c> │ │ │ │ stmdbvc r2!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ svceq 0x000cf012 │ │ │ │ stmiavs r3!, {r0, ip, lr, pc} │ │ │ │ stmdbvc r3!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0430791 │ │ │ │ cmnvc r3, r2, lsl #6 │ │ │ │ sbcslt fp, fp, #376 @ 0x178 │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ stmdbvs r4!, {r0, r1, r5, r6, r8, ip, sp, lr} │ │ │ │ - blcc ff1434e4 <__read_chk@plt+0xff0de110> │ │ │ │ + blcc ff143474 <__read_chk@plt+0xff0de0a0> │ │ │ │ @ instruction: 0xd1e0429c │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf77947f0 │ │ │ │ - @ instruction: 0xf75fba63 │ │ │ │ - stmdbvc r3!, {r1, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf75fba9b │ │ │ │ + stmdbvc r3!, {r1, r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ tsteq r2, r5, asr #18 │ │ │ │ andeq pc, r1, #35 @ 0x23 │ │ │ │ tstpeq r1, r3 @ p-variant is OBSOLETE │ │ │ │ ldreq r7, [fp, -r2, lsr #2] │ │ │ │ @ instruction: 0x4620d417 │ │ │ │ @ instruction: 0xf84cf7ff │ │ │ │ @ instruction: 0xf003e7cc │ │ │ │ - blcs 145dc4 <__read_chk@plt+0xe09f0> │ │ │ │ + blcs 145d54 <__read_chk@plt+0xe0980> │ │ │ │ stmdbvc r3!, {r0, r1, r3, ip, lr, pc}^ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stmdbvs r4!, {r0, r1, r5, r6, r8, ip, sp, lr} │ │ │ │ - blcc ff143518 <__read_chk@plt+0xff0de144> │ │ │ │ + blcc ff1434a8 <__read_chk@plt+0xff0de0d4> │ │ │ │ smullsle r4, sp, ip, r2 │ │ │ │ @ instruction: 0xd1ab2c00 │ │ │ │ @ instruction: 0x4620e7da │ │ │ │ @ instruction: 0xff3af7ff │ │ │ │ strtmi lr, [r0], -pc, ror #15 │ │ │ │ @ instruction: 0xf7fe9101 │ │ │ │ @ instruction: 0xf8d8fa5f │ │ │ │ stmdbls r1, {r6, r7, r8, r9, fp, sp, lr} │ │ │ │ ldrtmi r4, [r3], -r5, lsl #12 │ │ │ │ ldmdbvc sl, {r1, r2, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00410710 │ │ │ │ @ instruction: 0xf022795a │ │ │ │ @ instruction: 0xf0420205 │ │ │ │ cmpvc sl, r5, lsl #4 │ │ │ │ - blcs 11f668 <__read_chk@plt+0xba294> │ │ │ │ + blcs 11f5f8 <__read_chk@plt+0xba224> │ │ │ │ addsmi fp, lr, #24, 30 @ 0x60 │ │ │ │ strdls sp, [r1, -r1] │ │ │ │ @ instruction: 0xf0437963 │ │ │ │ cmnvc r3, r2, lsl #6 │ │ │ │ - blx 942ff4 <__read_chk@plt+0x8ddc20> │ │ │ │ + blx 1742f84 <__read_chk@plt+0x16ddbb0> │ │ │ │ strtmi r9, [r8], -r1, lsl #18 │ │ │ │ @ instruction: 0xf892f7ff │ │ │ │ - blx 5c3000 <__read_chk@plt+0x55dc2c> │ │ │ │ + blx 13c2f90 <__read_chk@plt+0x135dbbc> │ │ │ │ svclt 0x0000e772 │ │ │ │ - eorseq r8, r7, r4, asr #26 │ │ │ │ - eorseq r8, r7, r0, lsr #26 │ │ │ │ - eorseq r8, r7, lr, lsl sp │ │ │ │ - eorseq r8, r7, sl, lsl #26 │ │ │ │ - eorseq r8, r7, r8, lsl #26 │ │ │ │ - eorseq r8, r7, r2, lsl #26 │ │ │ │ + ldrhteq r8, [r7], -r4 │ │ │ │ + mlaseq r7, r0, sp, r8 │ │ │ │ + eorseq r8, r7, lr, lsl #27 │ │ │ │ + eorseq r8, r7, sl, ror sp │ │ │ │ + eorseq r8, r7, r8, ror sp │ │ │ │ + eorseq r8, r7, r2, ror sp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5c440 <__read_chk@plt+0xfebf706c> │ │ │ │ + bl fec5c3d0 <__read_chk@plt+0xfebf6ffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8, #-928] @ 0xfffffc60 │ │ │ │ - bmi 731454 <__read_chk@plt+0x6cc080> │ │ │ │ - blmi 716444 <__read_chk@plt+0x6b1070> │ │ │ │ + bmi 7313e4 <__read_chk@plt+0x6cc010> │ │ │ │ + blmi 7163d4 <__read_chk@plt+0x6b1000> │ │ │ │ @ instruction: 0xf8d5447a │ │ │ │ ldmpl r3, {r6, r7, r8, r9, fp, lr}^ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0x466eb19c │ │ │ │ stmdavs r3!, {sl, ip, pc} │ │ │ │ @ instruction: 0x4620b11b │ │ │ │ - stc2l 0, cr15, [r4], #912 @ 0x390 │ │ │ │ + stc2 0, cr15, [ip], {228} @ 0xe4 │ │ │ │ ldrtmi r9, [r0], -r0, lsl #24 │ │ │ │ @ instruction: 0xf0e46924 │ │ │ │ - @ instruction: 0xf8d5fcdf │ │ │ │ + @ instruction: 0xf8d5fc87 │ │ │ │ strls r3, [r0], #-3008 @ 0xfffff440 │ │ │ │ mvnsle r4, r3, lsr #5 │ │ │ │ @ instruction: 0xf8c52300 │ │ │ │ - bmi 39418c <__read_chk@plt+0x32edb8> │ │ │ │ + bmi 39411c <__read_chk@plt+0x32ed48> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ @ instruction: 0xf75fbd70 │ │ │ │ - svclt 0x0000eb8c │ │ │ │ - ldrsbteq r8, [r7], -r4 │ │ │ │ - eorseq r9, r1, r4, lsr r6 │ │ │ │ + svclt 0x0000ebc4 │ │ │ │ + eorseq r8, r7, r4, asr #24 │ │ │ │ + eorseq r9, r1, r4, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r9, [r1], -r6 │ │ │ │ + eorseq r9, r1, r6, ror #12 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ ldrtvc pc, [r2], #-1135 @ 0xfffffb91 @ │ │ │ │ strtmi r4, [r1], #-1557 @ 0xfffff9eb │ │ │ │ ldmmi r6, {r2, r9, sl, lr} │ │ │ │ - bmi fe6b14e8 <__read_chk@plt+0xfe64c114> │ │ │ │ + bmi fe6b1478 <__read_chk@plt+0xfe64c0a4> │ │ │ │ mrcmi 4, 4, r4, cr6, cr8, {3} │ │ │ │ stmpl r2, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andls r2, r2, #0, 4 │ │ │ │ stmdale lr, {r0, r3, r4, r8, fp, sp} │ │ │ │ @ instruction: 0xf001e8df │ │ │ │ stceq 13, cr0, [sp, #-284] @ 0xfffffee4 │ │ │ │ ldcleq 13, cr0, [ip, #-52]! @ 0xffffffcc │ │ │ │ ldceq 8, cr10, [r0, #52] @ 0x34 │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ stceq 4, cr10, [sp, #-52] @ 0xffffffcc │ │ │ │ stceq 13, cr0, [sp, #-52] @ 0xffffffcc │ │ │ │ @ instruction: 0xf04f1d0d │ │ │ │ - bmi fe351710 <__read_chk@plt+0xfe2ec33c> │ │ │ │ + bmi fe3516a0 <__read_chk@plt+0xfe2ec2cc> │ │ │ │ ldrbtmi r4, [sl], #-2950 @ 0xfffff47a │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ tstphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ stmdavs fp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldmdavs r1, {r1, r3, r4, r6, sl, fp, sp, lr} │ │ │ │ svclt 0x001c2901 │ │ │ │ andsvs r2, r1, r1, lsl #2 │ │ │ │ sbchi pc, r0, r0 │ │ │ │ - blvs fe7d6bac <__read_chk@plt+0xfe7717d8> │ │ │ │ + blvs fe7d6b3c <__read_chk@plt+0xfe771768> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ - bvs fe5cd7cc <__read_chk@plt+0xfe5683f8> │ │ │ │ + bvs fe5cd75c <__read_chk@plt+0xfe568388> │ │ │ │ strle r0, [r9], #-1944 @ 0xfffff868 │ │ │ │ teqlt fp, r3, asr r8 │ │ │ │ ldmdavs r3, {r0, r3, r4, r7, ip, sp, lr}^ │ │ │ │ ldmdavs r3, {r0, r3, r4, r6, ip, sp, lr}^ │ │ │ │ - blmi 1ee13c4 <__read_chk@plt+0x1e7bff0> │ │ │ │ + blmi 1ee1354 <__read_chk@plt+0x1e7bf80> │ │ │ │ ldrshvs r5, [r3, #131] @ 0x83 │ │ │ │ - bcs 1200b0 <__read_chk@plt+0xbacdc> │ │ │ │ + bcs 120040 <__read_chk@plt+0xbac6c> │ │ │ │ @ instruction: 0xf504d1ef │ │ │ │ @ instruction: 0xf8945440 │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf0430314 │ │ │ │ @ instruction: 0xf8840314 │ │ │ │ strdcs r3, [r0], -r4 │ │ │ │ andcs lr, r6, #52166656 @ 0x31c0000 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ ldc2 0, cr15, [ip], {189} @ 0xbd │ │ │ │ andls r4, r2, r2, lsl #12 │ │ │ │ rsble r2, fp, r0, lsl #16 │ │ │ │ ldclvs 8, cr6, [r9], #-188 @ 0xffffff44 │ │ │ │ stmdbcs r1, {r0, r3, fp, sp, lr} │ │ │ │ adchi pc, lr, r0 │ │ │ │ - blvs ff0d6c9c <__read_chk@plt+0xff0718c8> │ │ │ │ + blvs ff0d6c2c <__read_chk@plt+0xff071858> │ │ │ │ mvnsle r2, r0, lsl #30 │ │ │ │ - bvs fedd6e8c <__read_chk@plt+0xfed71ab8> │ │ │ │ + bvs fedd6e1c <__read_chk@plt+0xfed71a48> │ │ │ │ strle r0, [r8], #-1945 @ 0xfffff867 │ │ │ │ teqlt r3, r3 @ │ │ │ │ @ instruction: 0xf1086c31 │ │ │ │ tstlt r1, r1, lsl #16 │ │ │ │ - blcs 1233ec <__read_chk@plt+0xbe018> │ │ │ │ - blvs 1eb9964 <__read_chk@plt+0x1e54590> │ │ │ │ + blcs 12337c <__read_chk@plt+0xbdfa8> │ │ │ │ + blvs 1eb98f4 <__read_chk@plt+0x1e54520> │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ suble r2, pc, r0, lsl #20 │ │ │ │ rsble r2, ip, r0, lsl #30 │ │ │ │ ldrbtmi r4, [lr], #-3675 @ 0xfffff1a5 │ │ │ │ strcs r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ @ instruction: 0xf84af0be │ │ │ │ @ instruction: 0x46014633 │ │ │ │ @@ -163847,110 +163819,110 @@ │ │ │ │ andcs r2, r1, r0, lsr #2 │ │ │ │ bicsvs r2, r0, #88, 2 │ │ │ │ @ instruction: 0xf5047059 │ │ │ │ @ instruction: 0xf8945440 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ @ instruction: 0xe7b430f4 │ │ │ │ - bcs 11f4c0 <__read_chk@plt+0xba0ec> │ │ │ │ + bcs 11f450 <__read_chk@plt+0xba07c> │ │ │ │ @ instruction: 0x4613d0f3 │ │ │ │ - bcs 120268 <__read_chk@plt+0xbae94> │ │ │ │ + bcs 1201f8 <__read_chk@plt+0xbae24> │ │ │ │ strdcs sp, [r0], -fp @ │ │ │ │ @ instruction: 0xf0126a9a │ │ │ │ tstle r3, r2, lsl #4 │ │ │ │ tstlt r9, r9, asr r8 │ │ │ │ ldrdvc r6, [r8], #-58 @ 0xffffffc6 │ │ │ │ - blcs 1201a4 <__read_chk@plt+0xbadd0> │ │ │ │ + blcs 120134 <__read_chk@plt+0xbad60> │ │ │ │ @ instruction: 0xe7e2d1f4 │ │ │ │ @ instruction: 0xf7854618 │ │ │ │ @ instruction: 0xe766fb9f │ │ │ │ - bcs 11f4f0 <__read_chk@plt+0xba11c> │ │ │ │ + bcs 11f480 <__read_chk@plt+0xba0ac> │ │ │ │ @ instruction: 0x4613d0db │ │ │ │ - bcs 120298 <__read_chk@plt+0xbaec4> │ │ │ │ + bcs 120228 <__read_chk@plt+0xbae54> │ │ │ │ strdcs sp, [r1], -fp │ │ │ │ - bvs fe78d9b8 <__read_chk@plt+0xfe7285e4> │ │ │ │ + bvs fe78d948 <__read_chk@plt+0xfe728574> │ │ │ │ strle r0, [r3], #-1938 @ 0xfffff86e │ │ │ │ tstlt sl, sl, asr r8 │ │ │ │ ldrsbvc r6, [r1], #-56 @ 0xffffffc8 │ │ │ │ - blcs 1201d4 <__read_chk@plt+0xbae00> │ │ │ │ + blcs 120164 <__read_chk@plt+0xbad90> │ │ │ │ @ instruction: 0xe7cad1f5 │ │ │ │ ldrbtmi r4, [r9], #-2357 @ 0xfffff6cb │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - bl 7c31f4 <__read_chk@plt+0x75de20> │ │ │ │ + bl 15c3184 <__read_chk@plt+0x155ddb0> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf9fcf7fe │ │ │ │ - blcs 12c090 <__read_chk@plt+0xc6cbc> │ │ │ │ + blcs 12c020 <__read_chk@plt+0xc6c4c> │ │ │ │ svcge 0x0079f43f │ │ │ │ @ instruction: 0xf0bda802 │ │ │ │ @ instruction: 0xe774fa9b │ │ │ │ @ instruction: 0x46106993 │ │ │ │ stmdals r2, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ strcc r4, [r1, -sl, lsr #18] │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - bls 197308 <__read_chk@plt+0x131f34> │ │ │ │ + bls 197298 <__read_chk@plt+0x131ec4> │ │ │ │ @ instruction: 0xf1b8e78b │ │ │ │ tstle r4, r0, lsl #30 │ │ │ │ mrrcvs 8, 2, r6, fp, cr11 │ │ │ │ - blcs 11f524 <__read_chk@plt+0xba150> │ │ │ │ + blcs 11f4b4 <__read_chk@plt+0xba0e0> │ │ │ │ stmdbmi r4!, {r0, r1, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xe7d74479 │ │ │ │ andsvs r2, r1, r0, lsl #2 │ │ │ │ - blvs fe7d6d30 <__read_chk@plt+0xfe77195c> │ │ │ │ + blvs fe7d6cc0 <__read_chk@plt+0xfe7718ec> │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrbcs r2, [sp, #-1883] @ 0xfffff8a5 │ │ │ │ @ instruction: 0x079b6a93 │ │ │ │ ldmdavs r3, {r1, r2, r3, sl, ip, lr, pc}^ │ │ │ │ andsvc fp, pc, r3, ror #2 │ │ │ │ - blvs ff558150 <__read_chk@plt+0xff4f2d7c> │ │ │ │ + blvs ff5580e0 <__read_chk@plt+0xff4f2d0c> │ │ │ │ ldmdavs r1, {r8, fp, sp}^ │ │ │ │ eorcs fp, r0, ip, lsl #30 │ │ │ │ subvc r2, r8, r8, asr r0 │ │ │ │ addvc r6, sp, r1, asr r8 │ │ │ │ ldrshvs r5, [r3, #131] @ 0x83 │ │ │ │ - bcs 120240 <__read_chk@plt+0xbae6c> │ │ │ │ + bcs 1201d0 <__read_chk@plt+0xbadfc> │ │ │ │ ldr sp, [r6, -sl, ror #3]! │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, sl, fp, sp, lr} │ │ │ │ stmdavc fp, {r0, r1, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ sbcsle r2, r8, r0, lsl #22 │ │ │ │ ldrmi r6, [r8, r3, lsl #19] │ │ │ │ ldmdbmi r1, {r1, fp, ip, pc} │ │ │ │ ldrbtmi r6, [r9], #-2435 @ 0xfffff67d │ │ │ │ - bls 197378 <__read_chk@plt+0x131fa4> │ │ │ │ + bls 197308 <__read_chk@plt+0x131f34> │ │ │ │ adcle r2, r7, r0, lsl #20 │ │ │ │ ldrbtmi r4, [lr], #-3598 @ 0xfffff1f2 │ │ │ │ stmdbmi lr, {r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7a34479 │ │ │ │ - b 13432a8 <__read_chk@plt+0x12dded4> │ │ │ │ - eorseq r9, r1, ip, lsr #11 │ │ │ │ + b fe143238 <__read_chk@plt+0xfe0dde64> │ │ │ │ + eorseq r9, r1, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r1, r8, lsr #11 │ │ │ │ - eorseq r9, r1, lr, ror #10 │ │ │ │ + eorseq r9, r1, r8, lsl r6 │ │ │ │ + ldrsbteq r9, [r1], -lr │ │ │ │ andeq r1, r0, r0, lsl #6 │ │ │ │ - strhteq r8, [r2], -sl │ │ │ │ - andseq r8, r4, lr, ror #21 │ │ │ │ - eoreq r4, sl, lr, lsr #18 │ │ │ │ - andseq pc, r5, r4, lsl sp @ │ │ │ │ + eoreq r8, r2, lr, asr #1 │ │ │ │ + andseq r8, r4, r6, lsr sl │ │ │ │ + eoreq r4, sl, r2, lsr r8 │ │ │ │ + andseq pc, r5, r8, lsr #24 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ - strhteq r4, [sl], -lr │ │ │ │ - eoreq lr, r3, lr, ror r5 │ │ │ │ - mulseq r5, r0, ip │ │ │ │ + eoreq r4, sl, r2, asr #15 │ │ │ │ + mlaeq r3, r2, r4, lr │ │ │ │ + andseq pc, r5, r4, lsr #23 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ ldrsbtlt r4, [r9], fp │ │ │ │ pkhtbmi r4, r8, fp, asr #25 │ │ │ │ ldmibmi fp, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ff7d6dfc <__read_chk@plt+0xff771a28> │ │ │ │ + blmi ff7d6d8c <__read_chk@plt+0xff7719b8> │ │ │ │ mcrls 4, 2, r4, cr4, cr9, {3} │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9437 │ │ │ │ andls r0, r6, #0, 8 │ │ │ │ - bmi ff6e99f4 <__read_chk@plt+0xff684620> │ │ │ │ + bmi ff6e9984 <__read_chk@plt+0xff6845b0> │ │ │ │ ldrbtmi r4, [sl], #-2519 @ 0xfffff629 │ │ │ │ ldrbtmi r9, [r9], #-3138 @ 0xfffff3be │ │ │ │ tstcs r0, r9, lsl r1 │ │ │ │ stmdbls r3, {r0, r4, r8, ip, pc}^ │ │ │ │ andscs r9, r4, ip │ │ │ │ tstcs r2, fp, lsl #2 │ │ │ │ stmib sp, {r0, r1, r2, sl, ip, pc}^ │ │ │ │ @@ -163959,22 +163931,22 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3114f893 │ │ │ │ svclt 0x0058071b │ │ │ │ strle r2, [sl, #-769] @ 0xfffffcff │ │ │ │ andcs r4, r9, fp, asr #23 │ │ │ │ stmib sp, {r0, r1, r3, r8, sp}^ │ │ │ │ ldrbtmi r0, [fp], #-282 @ 0xfffffee6 │ │ │ │ - blmi ff36a248 <__read_chk@plt+0xff304e74> │ │ │ │ + blmi ff36a1d8 <__read_chk@plt+0xff304e04> │ │ │ │ tstls sp, #2063597568 @ 0x7b000000 │ │ │ │ - bl 44e1e8 <__read_chk@plt+0x3e8e14> │ │ │ │ + bl 44e178 <__read_chk@plt+0x3e8da4> │ │ │ │ stcge 3, cr1, [r2, #-12]! │ │ │ │ @ instruction: 0x46392250 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ ldrvs r3, [ip, #1279] @ 0x4ff │ │ │ │ - ldcl 7, cr15, [ip, #-380] @ 0xfffffe84 │ │ │ │ + ldc 7, cr15, [r4, #380] @ 0x17c │ │ │ │ @ instruction: 0xf88d2300 │ │ │ │ @ instruction: 0xf1b830d8 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf8d88141 │ │ │ │ stmdals ip, {ip} │ │ │ │ mcr2 0, 5, pc, cr10, cr9, {1} @ │ │ │ │ andls r9, sp, r1, lsl fp │ │ │ │ @@ -163985,150 +163957,150 @@ │ │ │ │ stmib sp, {r3, r9, ip, pc}^ │ │ │ │ strtmi r8, [r2], lr, lsl #14 │ │ │ │ @ instruction: 0xf10db153 │ │ │ │ andcs r0, r4, #68, 20 @ 0x44000 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf922f7fe │ │ │ │ ssatmi r4, #3, r0, asr #12 │ │ │ │ - blx 419d0 │ │ │ │ + blx fea41960 <__read_chk@plt+0xfe9dc58c> │ │ │ │ cmnlt fp, r5, lsl #22 │ │ │ │ cmple r3, r0, lsl #28 │ │ │ │ andcs r9, r5, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xf75f4630 │ │ │ │ - andcs lr, r4, #188416 @ 0x2e000 │ │ │ │ + andcs lr, r4, #417792 @ 0x66000 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ strls r4, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ mrc2 0, 0, pc, cr12, cr12, {5} │ │ │ │ tstle r6, r3, lsl #24 │ │ │ │ @ instruction: 0xf1bb9b0b │ │ │ │ svclt 0x00140f00 │ │ │ │ - bleq 1417ac <__read_chk@plt+0xdc3d8> │ │ │ │ + bleq 14173c <__read_chk@plt+0xdc368> │ │ │ │ @ instruction: 0xf10d469b │ │ │ │ @ instruction: 0xf10d0940 │ │ │ │ smlsldcs r0, r0, r8, r8 @ │ │ │ │ andcs r9, r0, #7168 @ 0x1c00 │ │ │ │ strtmi r9, [r8], -r0, lsl #6 │ │ │ │ cmpcs r1, #98304 @ 0x18000 │ │ │ │ stmdblt r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf0e09710 │ │ │ │ - strmi pc, [r4], -r3, ror #17 │ │ │ │ + strmi pc, [r4], -fp, lsl #17 │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ stmdacs r2, {r0, r1, r2, r5, r6, r7, pc} │ │ │ │ stmdacs fp, {r5, r6, ip, lr, pc} │ │ │ │ cdpne 0, 8, cr13, cr3, cr12, {1} │ │ │ │ vqdmulh.s d18, d0, d2 │ │ │ │ @ instruction: 0xf10d8093 │ │ │ │ strtmi r0, [r8], -r4, asr #20 │ │ │ │ @ instruction: 0xf76b4651 │ │ │ │ - stmdacs r0, {r0, r2, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ addhi pc, ip, r0 │ │ │ │ - blcs 12c308 <__read_chk@plt+0xc6f34> │ │ │ │ - blls 279d94 <__read_chk@plt+0x2149c0> │ │ │ │ + blcs 12c298 <__read_chk@plt+0xc6ec4> │ │ │ │ + blls 279d24 <__read_chk@plt+0x214950> │ │ │ │ @ instruction: 0x46a2b1b3 │ │ │ │ adcsle r2, fp, r0, lsl #28 │ │ │ │ @ instruction: 0x870ee9dd │ │ │ │ subscs r4, r0, #42991616 @ 0x2900000 │ │ │ │ @ instruction: 0xf75f4638 │ │ │ │ - movwcs lr, #3304 @ 0xce8 │ │ │ │ + movwcs lr, #3360 @ 0xd20 │ │ │ │ subscc pc, r0, r7, lsl #17 │ │ │ │ @ instruction: 0xb1239b0d │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf039980c │ │ │ │ @ instruction: 0xf06ffe37 │ │ │ │ adc r0, fp, r7, lsl #6 │ │ │ │ strtmi r2, [r2], r0, lsl #6 │ │ │ │ ldr r9, [sp, r5, lsl #6]! │ │ │ │ umullcc pc, r8, sp, r8 @ │ │ │ │ @ instruction: 0xf1bab323 │ │ │ │ @ instruction: 0xf04f0f0b │ │ │ │ andsls r0, r2, #0, 4 │ │ │ │ - beq 1341b48 <__read_chk@plt+0x12dc774> │ │ │ │ + beq 1341ad8 <__read_chk@plt+0x12dc704> │ │ │ │ @ instruction: 0xf04f4651 │ │ │ │ svclt 0x00080300 │ │ │ │ umaalcs pc, r0, sp, r8 @ │ │ │ │ svclt 0x00044628 │ │ │ │ sbceq pc, r0, #134217731 @ 0x8000003 │ │ │ │ andeq pc, r1, #130 @ 0x82 │ │ │ │ - cdp2 7, 5, cr15, cr6, cr11, {3} │ │ │ │ + cdp2 7, 8, cr15, cr14, cr11, {3} │ │ │ │ andls r9, sl, r2, lsl r9 │ │ │ │ stmdavc fp, {r0, r3, r5, r8, ip, sp, pc} │ │ │ │ cmnle sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf0e44650 │ │ │ │ - blls 3c4130 <__read_chk@plt+0x35ed5c> │ │ │ │ + blls 3c3f60 <__read_chk@plt+0x35eb8c> │ │ │ │ andle r2, r3, r2, lsl #22 │ │ │ │ andcs r2, r7, r0, lsl #2 │ │ │ │ - blx 1041ad8 <__read_chk@plt+0xfdc704> │ │ │ │ - blcs 12c398 <__read_chk@plt+0xc6fc4> │ │ │ │ + @ instruction: 0xf9e4f0e2 │ │ │ │ + blcs 12c328 <__read_chk@plt+0xc6f54> │ │ │ │ svcge 0x0069f47f │ │ │ │ - blcs 12c370 <__read_chk@plt+0xc6f9c> │ │ │ │ + blcs 12c300 <__read_chk@plt+0xc6f2c> │ │ │ │ @ instruction: 0xf04fd0cc │ │ │ │ strb r0, [pc, -fp, lsl #20]! │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrdge pc, [r8], -r3 │ │ │ │ @ instruction: 0xf83af005 │ │ │ │ movwls sl, #43795 @ 0xab13 │ │ │ │ @ instruction: 0xf7624618 │ │ │ │ - blls 1283d08 <__read_chk@plt+0x121e934> │ │ │ │ + blls 1283d78 <__read_chk@plt+0x121e9a4> │ │ │ │ suble r2, r5, r0, lsl #22 │ │ │ │ - @ instruction: 0xf9acf76b │ │ │ │ + @ instruction: 0xf9e4f76b │ │ │ │ stmdals sl, {r1, r4, ip, pc} │ │ │ │ - @ instruction: 0xf9a2f762 │ │ │ │ + @ instruction: 0xf9daf762 │ │ │ │ cmplt r9, r2, lsl r9 │ │ │ │ @ instruction: 0x46282250 │ │ │ │ - stc 7, cr15, [sl], {95} @ 0x5f │ │ │ │ + stcl 7, cr15, [r2], {95} @ 0x5f │ │ │ │ movwcs sl, #2066 @ 0x812 │ │ │ │ sbcscc pc, r8, sp, lsl #17 │ │ │ │ - blx 13c1b34 <__read_chk@plt+0x135c760> │ │ │ │ - cdp2 0, 15, cr15, cr12, cr2, {7} │ │ │ │ + @ instruction: 0xf9f2f0e4 │ │ │ │ + cdp2 0, 10, cr15, cr4, cr2, {7} │ │ │ │ @ instruction: 0xf86cf005 │ │ │ │ @ instruction: 0xf96ef007 │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ andge pc, r8, r3, asr #17 │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrbmi sp, [r0, r0] │ │ │ │ - blcs 12c408 <__read_chk@plt+0xc7034> │ │ │ │ + blcs 12c398 <__read_chk@plt+0xc6fc4> │ │ │ │ svcge 0x0031f47f │ │ │ │ - blcs 12c3e0 <__read_chk@plt+0xc700c> │ │ │ │ + blcs 12c370 <__read_chk@plt+0xc6f9c> │ │ │ │ @ instruction: 0xf04fd094 │ │ │ │ ldr r0, [r7, -r2, lsl #20]! │ │ │ │ @ instruction: 0xe7269b11 │ │ │ │ andls r4, sl, r2, lsl #12 │ │ │ │ stmdals ip, {r0, r3, r5, r9, sl, lr} │ │ │ │ ldc2l 0, cr15, [r6, #228] @ 0xe4 │ │ │ │ andls r9, r5, sl, lsl #20 │ │ │ │ stmdbls sp, {r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ suble r4, sp, r1, lsl #5 │ │ │ │ - blcs 12c438 <__read_chk@plt+0xc7064> │ │ │ │ + blcs 12c3c8 <__read_chk@plt+0xc6ff4> │ │ │ │ svcge 0x0069f43f │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ @ instruction: 0xf7fe4610 │ │ │ │ @ instruction: 0x4650f83d │ │ │ │ - blx 741b98 <__read_chk@plt+0x6dc7c4> │ │ │ │ + @ instruction: 0xf9c0f0e4 │ │ │ │ ldrb r4, [pc, -r2, lsr #13] │ │ │ │ - blx fe7435bc <__read_chk@plt+0xfe6de1e8> │ │ │ │ + blx ff54354c <__read_chk@plt+0xff4de178> │ │ │ │ subscs lr, r0, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xf75f4628 │ │ │ │ - movwcs lr, #3146 @ 0xc4a │ │ │ │ + movwcs lr, #3202 @ 0xc82 │ │ │ │ sbcscc pc, r8, sp, lsl #17 │ │ │ │ ldmib sp, {r2, r3, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ ldrmi r8, [r3], -lr, lsl #14 │ │ │ │ - bls 47447c <__read_chk@plt+0x40f0a8> │ │ │ │ + bls 47440c <__read_chk@plt+0x40f038> │ │ │ │ teqle r9, r0, lsl #20 │ │ │ │ @ instruction: 0x46284639 │ │ │ │ @ instruction: 0xf75f9305 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r5, sl, fp, sp, lr, pc} │ │ │ │ subscs sp, r0, #75 @ 0x4b │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ - ldc 7, cr15, [r2], #-380 @ 0xfffffe84 │ │ │ │ + stcl 7, cr15, [sl], #-380 @ 0xfffffe84 │ │ │ │ andcs r9, r0, #5120 @ 0x1400 │ │ │ │ subscs pc, r0, r7, lsl #17 │ │ │ │ - bmi a17d04 <__read_chk@plt+0x9b2930> │ │ │ │ + bmi a17c94 <__read_chk@plt+0x9b28c0> │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - bls edf8a0 <__read_chk@plt+0xe7a4cc> │ │ │ │ + bls edf830 <__read_chk@plt+0xe7a45c> │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ teqle fp, r0, lsl #4 │ │ │ │ eorslt r4, r9, r8, lsl r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrsbthi pc, [r8], -sp @ │ │ │ │ @ instruction: 0xb1239b0d │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @@ -164137,75 +164109,75 @@ │ │ │ │ strb r0, [r5, r9, lsl #6]! │ │ │ │ @ instruction: 0xf8cd4643 │ │ │ │ @ instruction: 0xe6c18034 │ │ │ │ @ instruction: 0x870ee9dd │ │ │ │ stccs 6, cr4, [r0], {19} │ │ │ │ ldrtmi sp, [r9], -lr, ror #3 │ │ │ │ movwls r4, #22056 @ 0x5628 │ │ │ │ - bl fefc361c <__read_chk@plt+0xfef5e248> │ │ │ │ + bl ffdc35ac <__read_chk@plt+0xffd5e1d8> │ │ │ │ ldmdblt r8!, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ movwls r9, #22540 @ 0x580c │ │ │ │ ldc2l 0, cr15, [r8, #-228] @ 0xffffff1c │ │ │ │ ldr r9, [sp, r5, lsl #22]! │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ movwls r9, #22540 @ 0x580c │ │ │ │ ldc2l 0, cr15, [r0, #-228] @ 0xffffff1c │ │ │ │ @ instruction: 0x46292250 │ │ │ │ @ instruction: 0xf75f4638 │ │ │ │ - blls 280894 <__read_chk@plt+0x21b4c0> │ │ │ │ + blls 280904 <__read_chk@plt+0x21b530> │ │ │ │ subscc pc, r0, r7, lsl #17 │ │ │ │ movweq pc, #24687 @ 0x606f @ │ │ │ │ @ instruction: 0xf06fe7bc │ │ │ │ ldr r0, [r9, r8, lsl #6]! │ │ │ │ - stmda lr!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, r1, ip, lsl #6 │ │ │ │ + stmia r6!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + eorseq r9, r1, ip, ror r3 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x00148df4 │ │ │ │ + andseq r8, r4, ip, lsr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r9, r1, lr, ror #5 │ │ │ │ - andseq r6, r4, r6, asr #10 │ │ │ │ - andseq r8, r4, lr, lsl #3 │ │ │ │ - andseq r8, r4, ip, lsl #3 │ │ │ │ - andseq pc, r5, sl, asr #23 │ │ │ │ - eorseq r9, r1, r0, lsr r0 │ │ │ │ + eorseq r9, r1, lr, asr r3 │ │ │ │ + andseq r6, r4, lr, lsl #9 │ │ │ │ + ldrsbeq r8, [r4], -r6 │ │ │ │ + ldrsbeq r8, [r4], -r4 │ │ │ │ + @ instruction: 0x0015fade │ │ │ │ + eorseq r9, r1, r0, lsr #1 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ - bmi 85858c <__read_chk@plt+0x7f31b8> │ │ │ │ + bmi 85851c <__read_chk@plt+0x7f3148> │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrdls pc, [r8], -r3 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ ldmdavs pc, {r0, r1, r3, r5, r8, sl, fp, ip, lr, pc} @ │ │ │ │ strcs r4, [r0], -r0, lsl #13 │ │ │ │ and r4, r2, sp, lsr r6 │ │ │ │ strbmi r3, [lr, #-1537] @ 0xfffff9ff │ │ │ │ stmiavs r8!, {r0, r5, ip, lr, pc}^ │ │ │ │ strtmi r4, [sl], r1, asr #12 │ │ │ │ - bl 1b436c0 <__read_chk@plt+0x1ade2ec> │ │ │ │ + bl fe943650 <__read_chk@plt+0xfe8de27c> │ │ │ │ strvc pc, [r8, #1285] @ 0x505 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldrmi sp, [r1, #498]! @ 0x1f2 │ │ │ │ ldrbmi sp, [r0], -r7, lsl #26 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ @ instruction: 0xf5073401 │ │ │ │ strbmi r7, [ip, #-1928] @ 0xfffff878 │ │ │ │ ldmdbvs r8!, {r0, r1, r2, r3, ip, lr, pc} │ │ │ │ @ instruction: 0xf75f4641 │ │ │ │ - stmdacs r0, {r1, r2, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ strmi sp, [r1, #500]! @ 0x1f4 │ │ │ │ ldrtmi fp, [sl], ip, asr #31 │ │ │ │ - beq 141ab4 <__read_chk@plt+0xdc6e0> │ │ │ │ + beq 141a44 <__read_chk@plt+0xdc670> │ │ │ │ pop {r4, r6, r9, sl, lr} │ │ │ │ strcs r8, [r0], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xf04fe7ef │ │ │ │ ldrbmi r0, [r0], -r0, lsl #20 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ - eorseq r8, r1, r8, ror #30 │ │ │ │ + ldrsbteq r8, [r1], -r8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stceq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ stcpl 5, cr15, [r3, #692] @ 0x2b4 │ │ │ │ @@ -164216,321 +164188,321 @@ │ │ │ │ ldrbtmi r9, [ip], #-516 @ 0xfffffdfc │ │ │ │ ldrbtmi r4, [r9], #-2766 @ 0xfffff532 │ │ │ │ ldrcc r9, [r4, #-776] @ 0xfffffcf8 │ │ │ │ ldrbtmi r4, [sl], #-3021 @ 0xfffff433 │ │ │ │ ldmpl r3, {r0, r3, sl, ip, pc}^ │ │ │ │ eorvs r6, fp, fp, lsl r8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx ff7c1d50 <__read_chk@plt+0xff75c97c> │ │ │ │ + blx fe1c1ce0 <__read_chk@plt+0xfe15c90c> │ │ │ │ @ instruction: 0xf8544bc9 │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ stccs 0, cr4, [r0], {8} │ │ │ │ cmnphi fp, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ ldrdpl pc, [r0], -fp │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ - blx 1cd9fa <__read_chk@plt+0x168626> │ │ │ │ + blx 1cd98a <__read_chk@plt+0x1685b6> │ │ │ │ strtmi r5, [fp], -r4, lsl #8 │ │ │ │ mrcne 8, 2, r6, cr1, cr10, {2} │ │ │ │ svclt 0x00182a04 │ │ │ │ svclt 0x00982901 │ │ │ │ @ instruction: 0xf503469a │ │ │ │ svclt 0x00987388 │ │ │ │ addsmi r3, ip, #1 │ │ │ │ stmdacs r1, {r1, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ sbchi pc, fp, r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ mrcge 1, 0, r8, cr15, cr3, {2} │ │ │ │ rscsvs pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r6, [r0], -r9, ror #17 │ │ │ │ - bl 10c37ac <__read_chk@plt+0x105e3d8> │ │ │ │ + bl 1ec373c <__read_chk@plt+0x1e5e368> │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0xf75f37d0 │ │ │ │ - blls 33febc <__read_chk@plt+0x2daae8> │ │ │ │ + blls 33ff2c <__read_chk@plt+0x2dab58> │ │ │ │ ldmdavc ip, {r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xf8336803 │ │ │ │ ldreq r3, [sl, #20] │ │ │ │ @ instruction: 0xf75ed504 │ │ │ │ - stmdavs r3, {r1, r2, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ eormi pc, r4, r3, asr r8 @ │ │ │ │ - bls 31fc04 <__read_chk@plt+0x2ba830> │ │ │ │ + bls 31fb94 <__read_chk@plt+0x2ba7c0> │ │ │ │ svclt 0x00182b03 │ │ │ │ @ instruction: 0xf1022b00 │ │ │ │ andls r0, fp, #268435456 @ 0x10000000 │ │ │ │ adcshi pc, r9, r0 │ │ │ │ ldrbtmi r4, [fp], #-2983 @ 0xfffff459 │ │ │ │ @ instruction: 0xf50d9303 │ │ │ │ - blls 3dfa88 <__read_chk@plt+0x37a6b4> │ │ │ │ + blls 3dfa18 <__read_chk@plt+0x37a644> │ │ │ │ movwls r2, #8705 @ 0x2201 │ │ │ │ - blmi fea1737c <__read_chk@plt+0xfe9b1fa8> │ │ │ │ + blmi fea1730c <__read_chk@plt+0xfe9b1f38> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strbmi r9, [pc], -r1, lsl #8 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ msreq CPSR_c, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf75f4619 │ │ │ │ - blmi fe90031c <__read_chk@plt+0xfe89af48> │ │ │ │ + blmi fe90038c <__read_chk@plt+0xfe89afb8> │ │ │ │ strbmi r9, [ip], -r9, lsl #20 │ │ │ │ stmdals r0!, {r3, r7, fp, ip, sp, lr, pc} │ │ │ │ - bmi fe85bdec <__read_chk@plt+0xfe7f6a18> │ │ │ │ + bmi fe85bd7c <__read_chk@plt+0xfe7f69a8> │ │ │ │ ldmdavs fp, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ andls r4, r6, #2046820352 @ 0x7a000000 │ │ │ │ @ instruction: 0xf5034a9b │ │ │ │ ldrbtmi r5, [sl], #-832 @ 0xfffffcc0 │ │ │ │ - bmi fe7aa2dc <__read_chk@plt+0xfe744f08> │ │ │ │ + bmi fe7aa26c <__read_chk@plt+0xfe744e98> │ │ │ │ andls r4, ip, #2046820352 @ 0x7a000000 │ │ │ │ andls sl, r5, #122880 @ 0x1e000 │ │ │ │ andls sl, pc, #90112 @ 0x16000 │ │ │ │ andls sl, r7, #69632 @ 0x11000 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ tstle r4, r3, lsl #24 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf04fd03a │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ - blls 2c83e4 <__read_chk@plt+0x263010> │ │ │ │ + blls 2c8374 <__read_chk@plt+0x262fa0> │ │ │ │ stmib sp, {r9, sp}^ │ │ │ │ ldrtmi r9, [r0], -r2, lsl #6 │ │ │ │ stmib sp, {r1, r2, r8, r9, fp, ip, pc}^ │ │ │ │ - blls 2666f4 <__read_chk@plt+0x201320> │ │ │ │ + blls 266684 <__read_chk@plt+0x2012b0> │ │ │ │ @ instruction: 0xf8439904 │ │ │ │ vfma.f32 d26, d0, d20 │ │ │ │ @ instruction: 0xf0df73d1 │ │ │ │ - strmi pc, [r4], -sp, lsr #29 │ │ │ │ + @ instruction: 0x4604fe55 │ │ │ │ eorle r2, r8, r1, lsl #16 │ │ │ │ rsble r2, r9, sl, lsl #16 │ │ │ │ @ instruction: 0xf000280b │ │ │ │ stmdacs r4, {r0, r1, r2, r4, r7, pc} │ │ │ │ adcshi pc, r8, r0, lsl #6 │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ ldrtmi r8, [r0], -r5, ror #1 │ │ │ │ mrc2 7, 7, pc, cr2, cr15, {7} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ ldmdbmi sp!, {r0, r1, r2, r4, r5, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1280 @ 0xfffffb00 │ │ │ │ - svc 0x00baf75e │ │ │ │ + svc 0x00f2f75e │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf0bc9600 │ │ │ │ @ instruction: 0x2c03fba9 │ │ │ │ @ instruction: 0xf1b9d1c9 │ │ │ │ bicle r0, r4, r0, lsl #30 │ │ │ │ - bls 358924 <__read_chk@plt+0x2f3550> │ │ │ │ + bls 3588b4 <__read_chk@plt+0x2f34e0> │ │ │ │ andls pc, r3, r2, asr r8 @ │ │ │ │ - blls 33fa60 <__read_chk@plt+0x2da68c> │ │ │ │ - blls 4a3bd0 <__read_chk@plt+0x43e7fc> │ │ │ │ + blls 33f9f0 <__read_chk@plt+0x2da61c> │ │ │ │ + blls 4a3b60 <__read_chk@plt+0x43e78c> │ │ │ │ @ instruction: 0xf833681b │ │ │ │ ldreq r3, [fp, #20] │ │ │ │ qsaxmi fp, r3, r8 │ │ │ │ adchi pc, r6, r0, lsl #2 │ │ │ │ @ instruction: 0xf1a29a0f │ │ │ │ - bls 3c6bb8 <__read_chk@plt+0x3617e4> │ │ │ │ + bls 3c6b48 <__read_chk@plt+0x361774> │ │ │ │ strtmi r9, [r0], -r2, lsl #4 │ │ │ │ ldrbtmi r4, [sl], #-2666 @ 0xfffff596 │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ andcs r2, r1, #-939524096 @ 0xc8000000 │ │ │ │ @ instruction: 0xf75f4619 │ │ │ │ - bls 280220 <__read_chk@plt+0x21ae4c> │ │ │ │ + bls 280290 <__read_chk@plt+0x21aebc> │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ @ instruction: 0xf0797053 │ │ │ │ - blls 4859c0 <__read_chk@plt+0x4205ec> │ │ │ │ + blls 485950 <__read_chk@plt+0x42057c> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ @ instruction: 0xf04f20f4 │ │ │ │ - bmi 18883b4 <__read_chk@plt+0x1822fe0> │ │ │ │ + bmi 1888344 <__read_chk@plt+0x1822f70> │ │ │ │ orrpl pc, r3, sp, lsl #10 │ │ │ │ tstcc r4, r1, asr fp │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46508091 │ │ │ │ stcpl 5, cr15, [r3, #52] @ 0x34 │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ - blmi 1669b9c <__read_chk@plt+0x16047c8> │ │ │ │ + blmi 1669b2c <__read_chk@plt+0x1604758> │ │ │ │ smlsldx r4, r5, fp, r4 │ │ │ │ @ instruction: 0xf8db3f01 │ │ │ │ vst4.8 {d21-d24}, [pc], r0 │ │ │ │ vst2.32 {d23-d26}, [pc], r8 │ │ │ │ @ instruction: 0x463062fa │ │ │ │ @ instruction: 0xf8dbbf44 │ │ │ │ @ instruction: 0xf1077008 │ │ │ │ - blx 1d3bfa <__read_chk@plt+0x16e826> │ │ │ │ + blx 1d3b8a <__read_chk@plt+0x16e7b6> │ │ │ │ stmiavs r9!, {r0, r1, r2, r8, sl, ip, lr}^ │ │ │ │ - b 1643980 <__read_chk@plt+0x15de5ac> │ │ │ │ + b fe443910 <__read_chk@plt+0xfe3de53c> │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ stmdavs fp!, {r4, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ svclt 0x00182b03 │ │ │ │ cmple r0, r0, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-2887 @ 0xfffff4b9 │ │ │ │ - blls 32a824 <__read_chk@plt+0x2c5450> │ │ │ │ - blmi 12aa824 <__read_chk@plt+0x1245450> │ │ │ │ + blls 32a7b4 <__read_chk@plt+0x2c53e0> │ │ │ │ + blmi 12aa7b4 <__read_chk@plt+0x12453e0> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf6402201 │ │ │ │ strbmi r0, [r0], -r1, lsr #6 │ │ │ │ @ instruction: 0xf75f4619 │ │ │ │ - movwcs lr, #2386 @ 0x952 │ │ │ │ + movwcs lr, #2442 @ 0x98a │ │ │ │ stmdacc r0!, {r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xe774af52 │ │ │ │ ldrdcc pc, [r8], -fp │ │ │ │ @ instruction: 0xf8db3701 │ │ │ │ vst4.8 {d21-d24}, [pc], r0 │ │ │ │ adcsmi r6, fp, #-1610612721 @ 0xa000000f │ │ │ │ svclt 0x00cd4630 │ │ │ │ orrvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r2, [fp], -r0, lsl #14 │ │ │ │ ldrmi r4, [sp], #-891 @ 0xfffffc85 │ │ │ │ @ instruction: 0xf75f68e9 │ │ │ │ - movwcs lr, #2596 @ 0xa24 │ │ │ │ + movwcs lr, #2652 @ 0xa5c │ │ │ │ ldrbcc pc, [r0, r6, lsl #17] @ │ │ │ │ - blcs 1dfe1c <__read_chk@plt+0x17aa48> │ │ │ │ - blcs 1358d4 <__read_chk@plt+0xd0500> │ │ │ │ - blls 4358d8 <__read_chk@plt+0x3d0504> │ │ │ │ - blmi d3a080 <__read_chk@plt+0xcd4cac> │ │ │ │ + blcs 1dfdac <__read_chk@plt+0x17a9d8> │ │ │ │ + blcs 135864 <__read_chk@plt+0xd0490> │ │ │ │ + blls 435868 <__read_chk@plt+0x3d0494> │ │ │ │ + blmi d3a010 <__read_chk@plt+0xcd4c3c> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ movwls r9, #6920 @ 0x1b08 │ │ │ │ strb r9, [ip, sl, lsl #22] │ │ │ │ sbcsle r2, r5, ip, lsl #16 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x0049f43f │ │ │ │ strmi r9, [r2], sp, lsl #22 │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ stccs 0, cr2, [r0], {244} @ 0xf4 │ │ │ │ svcge 0x007ff43f │ │ │ │ - blmi 9bfaa4 <__read_chk@plt+0x95a6d0> │ │ │ │ + blmi 9bfa34 <__read_chk@plt+0x95a660> │ │ │ │ @ instruction: 0xe7ad447b │ │ │ │ - stc 7, cr15, [ip], #376 @ 0x178 │ │ │ │ + stcl 7, cr15, [r4], #376 @ 0x178 │ │ │ │ @ instruction: 0xf8536803 │ │ │ │ ldrb r3, [r3, -r4, lsr #32] │ │ │ │ ldrbtmi r4, [r8], #-2078 @ 0xfffff7e2 │ │ │ │ andcs r4, r4, #30720 @ 0x7800 │ │ │ │ tstcs r3, r8, lsl #24 │ │ │ │ streq lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ andcs r4, r5, fp, ror r4 │ │ │ │ - blx 241fd2 <__read_chk@plt+0x1dcbfe> │ │ │ │ + blx 241f62 <__read_chk@plt+0x1dcb8e> │ │ │ │ ldmdami sl, {r0, r2, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f14478 │ │ │ │ @ instruction: 0xf47f2d00 │ │ │ │ @ instruction: 0xe71caef1 │ │ │ │ - mcr 7, 3, pc, cr4, cr14, {2} @ │ │ │ │ - eorseq r8, r1, r6, asr #29 │ │ │ │ - andseq pc, r5, lr, asr r8 @ │ │ │ │ - ldrhteq r8, [r1], -sl │ │ │ │ + mrc 7, 4, APSR_nzcv, cr12, cr14, {2} │ │ │ │ + eorseq r8, r1, r6, lsr pc │ │ │ │ + andseq pc, r5, r2, ror r7 @ │ │ │ │ + eorseq r8, r1, sl, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - ldrdeq r5, [sl], -r6 @ │ │ │ │ - @ instruction: 0x0015f7d0 │ │ │ │ + ldrdeq r5, [sl], -sl @ │ │ │ │ + andseq pc, r5, r4, ror #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrshteq sp, [r3], -ip │ │ │ │ - @ instruction: 0x0015f7d6 │ │ │ │ - eoreq r5, sl, ip, lsl #29 │ │ │ │ - andseq pc, r5, lr, lsr r7 @ │ │ │ │ + eorseq lr, r3, ip, rrx │ │ │ │ + andseq pc, r5, sl, ror #13 │ │ │ │ + mlaeq sl, r0, sp, r5 │ │ │ │ + andseq pc, r5, r2, asr r6 @ │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - andseq r6, r5, sl, lsl #28 │ │ │ │ - eorseq r8, r1, r8, asr #25 │ │ │ │ - andseq pc, r5, r8, lsr r6 @ │ │ │ │ - @ instruction: 0x0015f5fe │ │ │ │ - andseq pc, r5, r4, ror #12 │ │ │ │ - mulseq r5, r8, r5 │ │ │ │ - eoreq r5, sl, r8, lsl #25 │ │ │ │ - andseq pc, r5, lr, lsr r5 @ │ │ │ │ - andseq pc, r5, r0, ror #10 │ │ │ │ - eoreq r5, sl, ip, asr ip │ │ │ │ + andseq r6, r5, lr, lsl sp │ │ │ │ + eorseq r8, r1, r8, lsr sp │ │ │ │ + andseq pc, r5, ip, asr #10 │ │ │ │ + andseq pc, r5, r2, lsl r5 @ │ │ │ │ + andseq pc, r5, r8, ror r5 @ │ │ │ │ + andseq pc, r5, ip, lsr #9 │ │ │ │ + eoreq r5, sl, ip, lsl #23 │ │ │ │ + andseq pc, r5, r2, asr r4 @ │ │ │ │ + andseq pc, r5, r4, ror r4 @ │ │ │ │ + eoreq r5, sl, r0, ror #22 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec5cf58 <__read_chk@plt+0xfebf7b84> │ │ │ │ + bl fec5cee8 <__read_chk@plt+0xfebf7b14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ ldrmi r4, [r6], -sp, lsl #12 │ │ │ │ @ instruction: 0xf03f4f2d │ │ │ │ strtmi pc, [r0], -sp, asr #20 │ │ │ │ - cdp2 7, 6, cr15, cr8, cr1, {3} │ │ │ │ - ldrbtmi r4, [pc], #-2859 @ 105d74 <__read_chk@plt+0xa09a0> │ │ │ │ + cdp2 7, 10, cr15, cr0, cr1, {3} │ │ │ │ + ldrbtmi r4, [pc], #-2859 @ 105d04 <__read_chk@plt+0xa0930> │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrtmi fp, [r1], -r0, lsl #7 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ strmi pc, [r4], -r9, lsl #28 │ │ │ │ eorsle r2, r4, r0, lsl #16 │ │ │ │ ldreq r6, [r9, r3, lsl #16] │ │ │ │ tstcs r5, sl, lsl #8 │ │ │ │ stc2l 0, cr15, [r0, #-248]! @ 0xffffff08 │ │ │ │ - bcs 260020 <__read_chk@plt+0x1fac4c> │ │ │ │ + bcs 25ffb0 <__read_chk@plt+0x1fabdc> │ │ │ │ stmdavs r5!, {r0, r1, r3, r4, r8, ip, lr, pc}^ │ │ │ │ @ instruction: 0xd12b2d01 │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ ldmpl lr!, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stclne 0, cr5, [sl], #-896 @ 0xfffffc80 │ │ │ │ andcs sp, r0, #-1073741766 @ 0xc000003a │ │ │ │ @ instruction: 0xf8c32105 │ │ │ │ @ instruction: 0xf03e20e0 │ │ │ │ ldmdavs r3!, {r0, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf50368a2 │ │ │ │ - bcs 25aacc <__read_chk@plt+0x1f56f8> │ │ │ │ + bcs 25aa5c <__read_chk@plt+0x1f5688> │ │ │ │ rscpl pc, r0, r3, asr #17 │ │ │ │ ldmdbmi r5, {r0, r1, r5, r6, r7, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ and r4, r2, r9, ror r4 │ │ │ │ andcs r4, r5, #311296 @ 0x4c000 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - andcs lr, r4, #100, 28 @ 0x640 │ │ │ │ + andcs lr, r4, #156, 28 @ 0x9c0 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf7fd4610 │ │ │ │ strcs pc, [r0], #-3397 @ 0xfffff2bb │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ stccs 1, cr11, [r3, #-148] @ 0xffffff6c │ │ │ │ stmdbmi ip, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ and r4, r1, r9, ror r4 │ │ │ │ ldrbtmi r4, [r9], #-2315 @ 0xfffff6f5 │ │ │ │ @ instruction: 0xf75e2000 │ │ │ │ - andcs lr, r4, #80, 28 @ 0x500 │ │ │ │ + andcs lr, r4, #136, 28 @ 0x880 │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fd4610 │ │ │ │ @ instruction: 0xe7eafd31 │ │ │ │ - eorseq r8, r1, r2, lsl fp │ │ │ │ + eorseq r8, r1, r2, lsl #23 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq pc, r5, r4, ror #9 │ │ │ │ - andseq pc, r5, r0, asr #9 │ │ │ │ - andseq r4, r4, r8, lsl #19 │ │ │ │ - andseq r4, r4, r6, ror #18 │ │ │ │ + @ instruction: 0x0015f3f8 │ │ │ │ + @ instruction: 0x0015f3d4 │ │ │ │ + @ instruction: 0x001448d0 │ │ │ │ + andseq r4, r4, lr, lsr #17 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq fef44178 <__read_chk@plt+0xfeededa4> │ │ │ │ + beq fef44108 <__read_chk@plt+0xfeeded34> │ │ │ │ stcpl 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df468b │ │ │ │ @ instruction: 0xf8df1b70 │ │ │ │ andls sl, ip, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldrbtmi r2, [sl], #2924 @ 0xb6c │ │ │ │ @ instruction: 0xf8df9307 │ │ │ │ ldrbtmi r3, [sl], #-2920 @ 0xfffff498 │ │ │ │ strbmi pc, [r8, #-2269] @ 0xfffff723 @ │ │ │ │ ldcge 4, cr9, [ip], {13} │ │ │ │ andcs r9, r5, r6 │ │ │ │ ldrbvc pc, [r4, #-2269] @ 0xfffff723 @ │ │ │ │ - bge 79c1c8 <__read_chk@plt+0x736df4> │ │ │ │ + bge 79c158 <__read_chk@plt+0x736d84> │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f351c │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ tstls sl, #-67108861 @ 0xfc000003 │ │ │ │ tstls ip, #0, 6 │ │ │ │ strbcc pc, [ip, #-2269] @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf8dd930b │ │ │ │ andls r3, r5, #88, 10 @ 0x16000000 │ │ │ │ movwls r9, #33801 @ 0x8409 │ │ │ │ - @ instruction: 0xf876f0dd │ │ │ │ + @ instruction: 0xf81ef0dd │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs fp!, {r0, r7, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs ip, {r0, r2, r3, r4, r5, r6, r8, pc} │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdbvs r0!, {r2, r4, r5, r7, r8, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -164547,31 +164519,31 @@ │ │ │ │ movwcs r9, #2567 @ 0xa07 │ │ │ │ @ instruction: 0xf88da9ce │ │ │ │ tstls r5, r4, asr r1 │ │ │ │ teqpcc r8, #9240576 @ p-variant is OBSOLETE @ 0x8d0000 │ │ │ │ stcls 3, cr11, [r9], {66} @ 0x42 │ │ │ │ stmdals r7, {r0, r1, r3, r4, r8, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0fd6023 │ │ │ │ - @ instruction: 0xf8dff9df │ │ │ │ + @ instruction: 0xf8dff987 │ │ │ │ strmi r2, [r1], -r8, asr #21 │ │ │ │ @ instruction: 0x4620901b │ │ │ │ @ instruction: 0xf105447a │ │ │ │ - blls 8059dc <__read_chk@plt+0x7a0608> │ │ │ │ + blls 80580c <__read_chk@plt+0x7a0438> │ │ │ │ @ instruction: 0x4628b113 │ │ │ │ - cdp2 0, 8, cr15, cr12, cr3, {7} │ │ │ │ + cdp2 0, 3, cr15, cr4, cr3, {7} │ │ │ │ ldmdavs r8, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8dfb190 │ │ │ │ vst1.32 {d19-d20}, [pc :128], ip │ │ │ │ @ instruction: 0xf85a42a0 │ │ │ │ movwls r3, #57347 @ 0xe003 │ │ │ │ @ instruction: 0xf0374619 │ │ │ │ @ instruction: 0x4604fe53 │ │ │ │ @ instruction: 0xf0f49809 │ │ │ │ - tstplt ip, sp, lsr fp @ p-variant is OBSOLETE │ │ │ │ - blcs 123fd4 <__read_chk@plt+0xbec00> │ │ │ │ + tstplt ip, r5, ror #21 @ p-variant is OBSOLETE │ │ │ │ + blcs 123f64 <__read_chk@plt+0xbeb90> │ │ │ │ adcshi pc, sp, #64 @ 0x40 │ │ │ │ @ instruction: 0xf8dfac23 │ │ │ │ strcs r3, [r1], -r8, lsl #21 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf8df9311 │ │ │ │ @ instruction: 0xf8cd3a80 │ │ │ │ ldrbtmi fp, [fp], #-80 @ 0xffffffb0 │ │ │ │ @@ -164579,68 +164551,68 @@ │ │ │ │ @ instruction: 0xf8dd0300 │ │ │ │ svclt 0x0018b03c │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ andcs r9, r5, #320 @ 0x140 │ │ │ │ andcs r9, r0, r0, lsl r9 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf75e602b │ │ │ │ - biccs lr, r8, #148, 26 @ 0x2500 │ │ │ │ + biccs lr, r8, #204, 26 @ 0x3300 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - svc 0x00a0f75e │ │ │ │ + svc 0x00d8f75e │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mulcs r0, fp, r8 │ │ │ │ sbccc pc, r7, r4, lsl #17 │ │ │ │ - bcs 12cbdc <__read_chk@plt+0xc7808> │ │ │ │ + bcs 12cb6c <__read_chk@plt+0xc7798> │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcls 2, cr8, [sl, #-376] @ 0xfffffe88 │ │ │ │ - blls 54e3b8 <__read_chk@plt+0x4e8fe4> │ │ │ │ + blls 54e348 <__read_chk@plt+0x4e8f74> │ │ │ │ movwmi lr, #2509 @ 0x9cd │ │ │ │ @ instruction: 0xf8dd4628 │ │ │ │ @ instruction: 0x465b2550 │ │ │ │ strvs lr, [r2], -sp, asr #19 │ │ │ │ - blx ff3c3fc8 <__read_chk@plt+0xff35ebf4> │ │ │ │ + blx ff3c3f58 <__read_chk@plt+0xff35eb84> │ │ │ │ svceq 0x0008f110 │ │ │ │ strbhi pc, [r4, #-64]! @ 0xffffffc0 @ │ │ │ │ ldrbmi r9, [r9], -r5, lsl #20 │ │ │ │ @ instruction: 0xf0394628 │ │ │ │ pkhtbmi pc, r0, r9, asr #19 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibvs r3, {r0, r4, r7, r8, sl, pc} │ │ │ │ - blcs 16ac38 <__read_chk@plt+0x105864> │ │ │ │ + blcs 16abc8 <__read_chk@plt+0x1057f4> │ │ │ │ ldmdbls r5, {r0, r1, r2, r5, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf75f4658 │ │ │ │ - stmdacs r0, {r4, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r6, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dfd161 │ │ │ │ andcs r1, r5, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - @ instruction: 0xf8d8ed54 │ │ │ │ + @ instruction: 0xf8d8ed8c │ │ │ │ strmi r2, [r1], r4 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r3, {r0, r1, r2, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df84b9 │ │ │ │ ldrbtmi r0, [r8], #-2504 @ 0xfffff638 │ │ │ │ andls r2, r2, r8, asr #7 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf75e9b00 │ │ │ │ - @ instruction: 0xf8dfef52 │ │ │ │ + @ instruction: 0xf8dfef8a │ │ │ │ andcs r3, r0, #180, 18 @ 0x2d0000 │ │ │ │ sbccs pc, r7, r4, lsl #17 │ │ │ │ strtmi r9, [r0], -r2, lsl #4 │ │ │ │ stmibcs r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ ldrbne pc, [r0, #-2269] @ 0xfffff723 @ │ │ │ │ rsbcc r2, r0, #120, 6 @ 0xe0000001 │ │ │ │ cmncs r2, #0, 6 │ │ │ │ - blx ff943fc0 <__read_chk@plt+0xff8debec> │ │ │ │ + blx ff943f50 <__read_chk@plt+0xff8deb7c> │ │ │ │ @ instruction: 0xf8dfe06b │ │ │ │ @ instruction: 0xf85a3990 │ │ │ │ ldmvs fp, {r0, r1, ip, sp} │ │ │ │ vqrdmulh.s d18, d0, d1 │ │ │ │ stmiavs r1!, {r0, r2, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8df8398 │ │ │ │ @@ -164656,35 +164628,35 @@ │ │ │ │ andcs r3, r4, #100, 18 @ 0x190000 │ │ │ │ strne lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ andls r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x4610447b │ │ │ │ @ instruction: 0xf946f0bc │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ stmdage r0!, {r0, r2, r4, r7, pc} │ │ │ │ - stc2 7, cr15, [sl, #-388] @ 0xfffffe7c │ │ │ │ + stc2l 7, cr15, [r2, #-388] @ 0xfffffe7c │ │ │ │ @ instruction: 0xf8dfe09a │ │ │ │ andcs r1, r5, #68, 18 @ 0x110000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r0], #376 @ 0x178 │ │ │ │ + stc 7, cr15, [r8, #-376]! @ 0xfffffe88 │ │ │ │ @ instruction: 0x3018f8d8 │ │ │ │ - blcs 197ad8 <__read_chk@plt+0x132704> │ │ │ │ + blcs 197a68 <__read_chk@plt+0x132694> │ │ │ │ adcshi pc, r3, r0 │ │ │ │ stmdbcc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d8447b │ │ │ │ - bcs 10e0f4 <__read_chk@plt+0xa8d20> │ │ │ │ + bcs 10e084 <__read_chk@plt+0xa8cb0> │ │ │ │ bichi pc, lr, r0 │ │ │ │ stmdbcs r0, {r0, r4, fp, ip, sp, lr} │ │ │ │ bichi pc, lr, r0, asr #32 │ │ │ │ ldmdbeq r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ stmib sp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ strtmi r9, [r0], -r3 │ │ │ │ andlt pc, r8, sp, asr #17 │ │ │ │ - mcr 7, 7, pc, cr4, cr14, {2} @ │ │ │ │ + svc 0x001cf75e │ │ │ │ stmdbcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ andls r2, r2, #199 @ 0xc7 │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ @ instruction: 0xf85a28f8 │ │ │ │ ldrbtmi r3, [sl], #-3 │ │ │ │ @ instruction: 0xf8dd9301 │ │ │ │ @@ -164725,23 +164697,23 @@ │ │ │ │ ldrbne pc, [r0, #-2269] @ 0xfffff723 @ │ │ │ │ stc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ mrcge 4, 3, APSR_nzcv, cr13, cr15, {3} │ │ │ │ ldmdane r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - andcs lr, r2, #112, 24 @ 0x7000 │ │ │ │ + andcs lr, r2, #168, 24 @ 0xa800 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf7fd2010 │ │ │ │ svccs 0x0000fb51 │ │ │ │ svcge 0x006bf43f │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ svcge 0x0067f43f │ │ │ │ @ instruction: 0xf7613004 │ │ │ │ - ldmdavs fp!, {r0, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ andsvs r2, sl, r0, lsl #4 │ │ │ │ stmdacs r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x37d0f8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl r5 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -164749,49 +164721,49 @@ │ │ │ │ stcpl 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmdaeq r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46014478 │ │ │ │ @ instruction: 0xf8dfe72c │ │ │ │ andcs r1, r5, #0, 16 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldc 7, cr15, [lr], #-376 @ 0xfffffe88 │ │ │ │ + ldcl 7, cr15, [r6], #-376 @ 0xfffffe88 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r1, lsr #12 │ │ │ │ - blx 944232 <__read_chk@plt+0x8dee5e> │ │ │ │ + blx 9441c2 <__read_chk@plt+0x8dedee> │ │ │ │ @ instruction: 0xf8dfe7d0 │ │ │ │ ldrbtmi r3, [fp], #-2024 @ 0xfffff818 │ │ │ │ - blls 3bff74 <__read_chk@plt+0x35aba0> │ │ │ │ + blls 3bff04 <__read_chk@plt+0x35ab30> │ │ │ │ vst2.16 {d22,d24}, [pc :64], ip │ │ │ │ vorr.i32 d20, #29696 @ 0x00007400 │ │ │ │ addsmi r7, ip, #-738197504 @ 0xd4000000 │ │ │ │ - bls 5fd388 <__read_chk@plt+0x597fb4> │ │ │ │ + bls 5fd318 <__read_chk@plt+0x597f44> │ │ │ │ svclt 0x00082a00 │ │ │ │ svclt 0x000c429c │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ @ instruction: 0xf039d044 │ │ │ │ strmi pc, [r5], -pc, lsr #23 │ │ │ │ cdpge 8, 1, cr9, cr9, cr15, {0} │ │ │ │ @ instruction: 0x960e9519 │ │ │ │ - @ instruction: 0xf826f0fd │ │ │ │ + @ instruction: 0xffcef0fc │ │ │ │ movwcs r6, #8232 @ 0x2028 │ │ │ │ @ instruction: 0x61ab9d19 │ │ │ │ adcvs r9, ip, ip, lsl #22 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 426860 <__read_chk@plt+0x3c148c> │ │ │ │ - blcs 1242fc <__read_chk@plt+0xbef28> │ │ │ │ + blls 4267f0 <__read_chk@plt+0x3c141c> │ │ │ │ + blcs 12428c <__read_chk@plt+0xbeeb8> │ │ │ │ cmnphi r0, r0 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xf0fd980c │ │ │ │ - blls 4842f0 <__read_chk@plt+0x41ef1c> │ │ │ │ - blcs 11e440 <__read_chk@plt+0xb906c> │ │ │ │ + @ instruction: 0xf0fc980c │ │ │ │ + blls 486120 <__read_chk@plt+0x420d4c> │ │ │ │ + blcs 11e3d0 <__read_chk@plt+0xb8ffc> │ │ │ │ cmpphi sp, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs 124314 <__read_chk@plt+0xbef40> │ │ │ │ + blcs 1242a4 <__read_chk@plt+0xbeed0> │ │ │ │ cmpphi r9, #0 @ p-variant is OBSOLETE │ │ │ │ movweq lr, #55773 @ 0xd9dd │ │ │ │ - @ instruction: 0xf0fd681c │ │ │ │ - blls 4042d4 <__read_chk@plt+0x39ef00> │ │ │ │ + @ instruction: 0xf0fc681c │ │ │ │ + blls 406104 <__read_chk@plt+0x3a0d30> │ │ │ │ @ instruction: 0xb12360e0 │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf1b88178 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df816e │ │ │ │ ldrbtmi r3, [fp], #-1884 @ 0xfffff8a4 │ │ │ │ @@ -164801,137 +164773,137 @@ │ │ │ │ teqpvc r5, #1879048204 @ p-variant is OBSOLETE @ 0x7000000c │ │ │ │ stcle 2, cr4, [r3], {154} @ 0x9a │ │ │ │ stmiblt r9!, {r0, r1, r4, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xd113429a │ │ │ │ @ instruction: 0x173cf8df │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - andcs lr, r5, #216, 22 @ 0x36000 │ │ │ │ + andcs lr, r5, #16, 24 @ 0x1000 │ │ │ │ tstcs r3, r3, lsl #12 │ │ │ │ @ instruction: 0xf7fd2004 │ │ │ │ @ instruction: 0xf8dffab9 │ │ │ │ andcs r1, r2, r8, lsr #14 │ │ │ │ @ instruction: 0xf0dc4479 │ │ │ │ - smmulr r3, sp, lr │ │ │ │ + ldrb pc, [r3, -r5, ror #27] @ │ │ │ │ @ instruction: 0x3018f8d8 │ │ │ │ ldrdne pc, [r8], -r8 │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ stmdbcs r0, {r6, r7, pc} │ │ │ │ teqphi fp, #0 @ p-variant is OBSOLETE │ │ │ │ - blcc 12435c <__read_chk@plt+0xbef88> │ │ │ │ + blcc 1242ec <__read_chk@plt+0xbef18> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf039930b │ │ │ │ strmi pc, [r4], -r7, asr #22 │ │ │ │ ldcge 0, cr9, [r9, #-100] @ 0xffffff9c │ │ │ │ strls r9, [lr, #-2063] @ 0xfffff7f1 │ │ │ │ - @ instruction: 0xffbef0fc │ │ │ │ + @ instruction: 0xff66f0fc │ │ │ │ movwcs r6, #8224 @ 0x2020 │ │ │ │ ldrdeq pc, [r4], -r8 │ │ │ │ @ instruction: 0x61a39c19 │ │ │ │ adcvs r2, r3, r0, lsl #6 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r2, r3, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf8dfb913 │ │ │ │ ldrbtmi r0, [r8], #-1748 @ 0xfffff92c │ │ │ │ - @ instruction: 0xffacf0fc │ │ │ │ + @ instruction: 0xff54f0fc │ │ │ │ @ instruction: 0xf8d86060 │ │ │ │ stmdacs r0, {r2, r3} │ │ │ │ sbcshi pc, sp, #0 │ │ │ │ ldmdblt r3, {r0, r1, fp, ip, sp, lr} │ │ │ │ ssateq pc, #29, pc, asr #17 @ │ │ │ │ - blls 497564 <__read_chk@plt+0x432190> │ │ │ │ + blls 4974f4 <__read_chk@plt+0x432120> │ │ │ │ @ instruction: 0xf0fc681c │ │ │ │ - smlalvs pc, r0, sp, pc @ │ │ │ │ + rscvs pc, r0, r5, asr #30 │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavc r3, {r0, r1, r3, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf8dfb913 │ │ │ │ ldrbtmi r0, [r8], #-1700 @ 0xfffff95c │ │ │ │ ldmdavs ip, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - @ instruction: 0xff8ef0fc │ │ │ │ + @ instruction: 0xff36f0fc │ │ │ │ @ instruction: 0x3018f8d8 │ │ │ │ - blcs 19e830 <__read_chk@plt+0x13945c> │ │ │ │ + blcs 19e7c0 <__read_chk@plt+0x1393ec> │ │ │ │ subshi pc, r0, #0 │ │ │ │ ldrdeq pc, [r8], -r8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0fc82f4 │ │ │ │ - @ instruction: 0xf10dff81 │ │ │ │ + @ instruction: 0xf10dff29 │ │ │ │ @ instruction: 0xf8df0b78 │ │ │ │ @ instruction: 0x4601367c │ │ │ │ @ instruction: 0xf04fad1b │ │ │ │ ldrbtmi r0, [fp], #-2304 @ 0xfffff700 │ │ │ │ ldrmi r6, [sl], -r8, lsr #32 │ │ │ │ @ instruction: 0xf8cb4658 │ │ │ │ movwls r9, #49152 @ 0xc000 │ │ │ │ - mcrr2 1, 0, pc, sl, cr5 @ │ │ │ │ + blx ffdc278a <__read_chk@plt+0xffd5d3b6> │ │ │ │ @ instruction: 0xf0e34628 │ │ │ │ - blls 2c5488 <__read_chk@plt+0x2600b4> │ │ │ │ + blls 2c52b8 <__read_chk@plt+0x25fee4> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r8, {r1, r2, r3, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blge 8e6b70 <__read_chk@plt+0x88179c> │ │ │ │ + blge 8e6b00 <__read_chk@plt+0x88172c> │ │ │ │ eorshi pc, r4, sp, asr #17 │ │ │ │ mrcge 7, 0, r9, cr13, cr0, {0} │ │ │ │ ldrmi r9, [pc], -r6, lsl #24 │ │ │ │ ldrsbthi pc, [r0], -sp @ │ │ │ │ strcc lr, [r4], #-9 │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf0f44630 │ │ │ │ - stmdavs r0!, {r0, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0fc81c6 │ │ │ │ - strbmi pc, [r2], -pc, asr #30 @ │ │ │ │ + @ instruction: 0x4642fef7 │ │ │ │ eorvs r4, r8, r1, lsl #12 │ │ │ │ andls pc, r0, r6, asr #17 │ │ │ │ @ instruction: 0xf1054630 │ │ │ │ - strtmi pc, [r8], -r1, lsr #24 │ │ │ │ - blx c27ca <__read_chk@plt+0x5d3f6> │ │ │ │ + strtmi pc, [r8], -r9, asr #23 │ │ │ │ + blx feac275a <__read_chk@plt+0xfea5d386> │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf0336830 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmdavs r3!, {r0, r5, r6, r7, ip, lr, pc} │ │ │ │ - blcs 11e53c <__read_chk@plt+0xb9168> │ │ │ │ + blcs 11e4cc <__read_chk@plt+0xb90f8> │ │ │ │ @ instruction: 0x4623d0de │ │ │ │ @ instruction: 0xf843685a │ │ │ │ - bcs 11106c <__read_chk@plt+0xabc98> │ │ │ │ + bcs 110ffc <__read_chk@plt+0xabc28> │ │ │ │ @ instruction: 0x4638d1fa │ │ │ │ - blx ffbc27f2 <__read_chk@plt+0xffb5d41e> │ │ │ │ + blx fe5c2782 <__read_chk@plt+0xfe55d3ae> │ │ │ │ @ instruction: 0xf8dfe7d4 │ │ │ │ ldrbtmi r4, [ip], #-1504 @ 0xfffffa20 │ │ │ │ ldmdbls r4, {r0, r2, r4, r9, sl, sp, lr, pc} │ │ │ │ vmin.s8 q10, q0, q4 │ │ │ │ @ instruction: 0xf75e12e1 │ │ │ │ - @ instruction: 0xf04fee1a │ │ │ │ + @ instruction: 0xf04fee52 │ │ │ │ @ instruction: 0xf88b0300 │ │ │ │ ldr r3, [r6, #480] @ 0x1e0 │ │ │ │ strbeq pc, [r4, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xe6344478 │ │ │ │ strbne pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf85a9317 │ │ │ │ vst4.8 {d19-d22}, [pc], r1 │ │ │ │ tstls r6, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xf0414618 │ │ │ │ - blls 704a48 <__read_chk@plt+0x69f674> │ │ │ │ + blls 7049d8 <__read_chk@plt+0x69f604> │ │ │ │ stmdbcs r0, {r0, r1, r2, r5, r9, sl, sp, lr, pc} │ │ │ │ cmnphi sl, #0 @ p-variant is OBSOLETE │ │ │ │ - blcs 1204dc <__read_chk@plt+0xbb108> │ │ │ │ + blcs 12046c <__read_chk@plt+0xbb098> │ │ │ │ cmnphi r6, #0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf853460b │ │ │ │ - bcs 1120cc <__read_chk@plt+0xaccf8> │ │ │ │ - bne 17facac <__read_chk@plt+0x17958d8> │ │ │ │ + bcs 11205c <__read_chk@plt+0xacc88> │ │ │ │ + bne 17fac3c <__read_chk@plt+0x1795868> │ │ │ │ movwls r1, #45211 @ 0xb09b │ │ │ │ stmdals sl, {r0, r1, r2, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r0, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xffa6f038 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ ldcge 4, cr15, [sl, #-252]! @ 0xffffff04 │ │ │ │ ldrbne pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - stmdavs fp!, {r2, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r0, r1, r3, r5, r9, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ stmdavs fp!, {r2, r5, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r1, r2, r5, r8, r9, pc} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ @@ -164939,113 +164911,113 @@ │ │ │ │ @ instruction: 0xf8df254c │ │ │ │ ldrbtmi r3, [sl], #-1356 @ 0xfffffab4 │ │ │ │ stcge 4, cr4, [r3], #-492 @ 0xfffffe14 │ │ │ │ movwcs lr, #6605 @ 0x19cd │ │ │ │ strcs r2, [r0], -r8, asr #7 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - ldcl 7, cr15, [r6], {94} @ 0x5e │ │ │ │ + stc 7, cr15, [lr, #-376] @ 0xfffffe88 │ │ │ │ ldrtmi r9, [r3], -r0, lsl #12 │ │ │ │ cmncs r9, r8, ror r2 │ │ │ │ @ instruction: 0xf8844620 │ │ │ │ @ instruction: 0xf7d960c7 │ │ │ │ ldmdacs r9!, {r0, r2, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ mcrge 4, 2, pc, cr0, cr15, {3} @ │ │ │ │ stmdbcs r0, {r0, r3, r5, fp, sp, lr} │ │ │ │ stcge 4, cr15, [r3, #-252] @ 0xffffff04 │ │ │ │ - blcs 124578 <__read_chk@plt+0xbf1a4> │ │ │ │ - ldclge 4, cr15, [pc], #252 @ 10664c <__read_chk@plt+0xa1278> │ │ │ │ + blcs 124508 <__read_chk@plt+0xbf134> │ │ │ │ + ldclge 4, cr15, [pc], #252 @ 1065dc <__read_chk@plt+0xa1208> │ │ │ │ vadd.f32 d25, d0, d15 │ │ │ │ strtmi r1, [r8], -r1, ror #5 │ │ │ │ - stc 7, cr15, [r8, #376]! @ 0x178 │ │ │ │ + stcl 7, cr15, [r0, #376]! @ 0x178 │ │ │ │ @ instruction: 0xf8854629 │ │ │ │ vrhadd.s8 q11, q8, q8 │ │ │ │ ldcls 2, cr1, [r5, #-900] @ 0xfffffc7c │ │ │ │ @ instruction: 0xf75e4628 │ │ │ │ - @ instruction: 0xf885eda0 │ │ │ │ + @ instruction: 0xf885edd8 │ │ │ │ strbt r6, [ip], #480 @ 0x1e0 │ │ │ │ ldrdeq pc, [r4], -r8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0fc8143 │ │ │ │ - blls 486008 <__read_chk@plt+0x420c34> │ │ │ │ - blcs 11e728 <__read_chk@plt+0xb9354> │ │ │ │ + blls 485e38 <__read_chk@plt+0x420a64> │ │ │ │ + blcs 11e6b8 <__read_chk@plt+0xb92e4> │ │ │ │ mrshi pc, (UNDEF: 69) @ │ │ │ │ ldmdavc fp, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmib sp, {r6, r8, pc}^ │ │ │ │ ldmdavs ip, {r0, r2, r3, r8, r9} │ │ │ │ - mrc2 0, 4, pc, cr2, cr12, {7} │ │ │ │ + mrc2 0, 1, pc, cr10, cr12, {7} │ │ │ │ rscvs r9, r0, fp, lsl #22 │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8d8b92b │ │ │ │ movwls r3, #45072 @ 0xb010 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 4b1fe8 <__read_chk@plt+0x44cc14> │ │ │ │ + blls 4b1f78 <__read_chk@plt+0x44cba4> │ │ │ │ ldmdavs ip, {r0, r1, r3, fp, ip, pc} │ │ │ │ - mcr2 0, 4, pc, cr2, cr12, {7} @ │ │ │ │ + mcr2 0, 1, pc, cr10, cr12, {7} @ │ │ │ │ @ instruction: 0x61209b06 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 2a7090 <__read_chk@plt+0x241cbc> │ │ │ │ - blcs 12063c <__read_chk@plt+0xbb268> │ │ │ │ + blls 2a7020 <__read_chk@plt+0x241c4c> │ │ │ │ + blcs 1205cc <__read_chk@plt+0xbb1f8> │ │ │ │ adcshi pc, r8, #0 │ │ │ │ movwls r2, #45824 @ 0xb300 │ │ │ │ @ instruction: 0xf8549c06 │ │ │ │ - blcs 1161f0 <__read_chk@plt+0xb0e1c> │ │ │ │ - blls 2badd0 <__read_chk@plt+0x2559fc> │ │ │ │ - bne ffa6ce14 <__read_chk@plt+0xffa07a40> │ │ │ │ + blcs 116180 <__read_chk@plt+0xb0dac> │ │ │ │ + blls 2bad60 <__read_chk@plt+0x25598c> │ │ │ │ + bne ffa6cda4 <__read_chk@plt+0xffa079d0> │ │ │ │ adcne r9, sp, lr, lsl #22 │ │ │ │ stmdbeq r2, {r0, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ streq pc, [r1], -r9, lsl #2 │ │ │ │ @ instruction: 0x463000b6 │ │ │ │ - ldc2 0, cr15, [r4], {227} @ 0xe3 │ │ │ │ + ldc2 0, cr15, [ip], #-908 @ 0xfffffc74 │ │ │ │ @ instruction: 0xf8cb9b0e │ │ │ │ ldrtmi r0, [r2], -r8 │ │ │ │ ldmdavs fp, {r8, sp} │ │ │ │ @ instruction: 0xf75d6898 │ │ │ │ - bls 402264 <__read_chk@plt+0x39ce90> │ │ │ │ + bls 4022d4 <__read_chk@plt+0x39cf00> │ │ │ │ @ instruction: 0xf8d8b1f2 │ │ │ │ - blcs 19267c <__read_chk@plt+0x12d2a8> │ │ │ │ + blcs 19260c <__read_chk@plt+0x12d238> │ │ │ │ tstphi pc, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - bleq 142760 <__read_chk@plt+0xdd38c> │ │ │ │ + bleq 1426f0 <__read_chk@plt+0xdd31c> │ │ │ │ ldrbmi r9, [ip], -ip, lsl #8 │ │ │ │ ldrsbtlt pc, [r8], -sp @ │ │ │ │ strbmi r9, [r5], -sp, lsl #10 │ │ │ │ @ instruction: 0x960f4690 │ │ │ │ @ instruction: 0xf85268aa │ │ │ │ @ instruction: 0xf8db0024 │ │ │ │ ldmvs r6, {sp} │ │ │ │ - mcr2 0, 2, pc, cr0, cr12, {7} @ │ │ │ │ + stc2l 0, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ eoreq pc, r4, r6, asr #16 │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ ldmib sp, {r1, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ cdpls 5, 0, cr4, cr15, cr12, {0} │ │ │ │ @ instruction: 0xf1a99a07 │ │ │ │ - blx fedc7260 <__read_chk@plt+0xfed61e8c> │ │ │ │ - bcs 14346c <__read_chk@plt+0xde098> │ │ │ │ + blx fedc71f0 <__read_chk@plt+0xfed61e1c> │ │ │ │ + bcs 1433fc <__read_chk@plt+0xde028> │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - bls 2a697c <__read_chk@plt+0x2415a8> │ │ │ │ + bls 2a690c <__read_chk@plt+0x241538> │ │ │ │ andsle r4, r9, r2, lsr #5 │ │ │ │ ldrmi r9, [fp], r6, lsl #20 │ │ │ │ @ instruction: 0xf8dd990b │ │ │ │ svcne 0x00149038 │ │ │ │ strvs lr, [r6, -sp, asr #19] │ │ │ │ stmeq r1, {r1, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - bl 2136a0 <__read_chk@plt+0x1ae2cc> │ │ │ │ + bl 213630 <__read_chk@plt+0x1ae25c> │ │ │ │ @ instruction: 0xf10b0608 │ │ │ │ stmdavs r0!, {r0, r8, r9, fp} │ │ │ │ @ instruction: 0xf0fc689f │ │ │ │ - strmi pc, [fp, #3603]! @ 0xe13 │ │ │ │ + strmi pc, [fp, #3515]! @ 0xdbb │ │ │ │ mvnsle r5, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0x6706e9dd │ │ │ │ - blls 48f6ac <__read_chk@plt+0x42a2d8> │ │ │ │ - blmi ff5a0714 <__read_chk@plt+0xff53b340> │ │ │ │ + blls 48f63c <__read_chk@plt+0x42a268> │ │ │ │ + blmi ff5a06a4 <__read_chk@plt+0xff53b2d0> │ │ │ │ ldrtmi r6, [r2], #-2186 @ 0xfffff776 │ │ │ │ stcmi 8, cr15, [r4], {66} @ 0x42 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, ip, #2, #23 │ │ │ │ stmvs fp, {r0, r1, r2, r3, r6, r8, sl, ip, lr, pc} │ │ │ │ @@ -165053,798 +165025,798 @@ │ │ │ │ cdpmi 0, 14, cr13, cr2, cr11, {2} │ │ │ │ @ instruction: 0xf8ddad1b │ │ │ │ @ instruction: 0xf8dd9048 │ │ │ │ ldrbtmi fp, [lr], #-56 @ 0xffffffc8 │ │ │ │ ldrdhi pc, [r4], -sp @ │ │ │ │ @ instruction: 0xf8c89707 │ │ │ │ @ instruction: 0xf0fc4000 │ │ │ │ - ldrtmi pc, [r2], -fp, ror #27 @ │ │ │ │ + @ instruction: 0x4632fd93 │ │ │ │ eorvs r4, r8, r1, lsl #12 │ │ │ │ @ instruction: 0xf1054640 │ │ │ │ - stmdavs fp!, {r0, r1, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r1, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4628b113 │ │ │ │ - blx fe7c2a90 <__read_chk@plt+0xfe75d6bc> │ │ │ │ + blx 11c2a20 <__read_chk@plt+0x115d64c> │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blmi fedb33ac <__read_chk@plt+0xfed4dfd8> │ │ │ │ + blmi fedb333c <__read_chk@plt+0xfed4df68> │ │ │ │ adcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ ldrmi r9, [r9], -r6, lsl #6 │ │ │ │ - blx 19c27f8 <__read_chk@plt+0x195d424> │ │ │ │ + blx 19c2788 <__read_chk@plt+0x195d3b4> │ │ │ │ strbmi r4, [r0], -r7, lsl #12 │ │ │ │ - @ instruction: 0xff4cf0f3 │ │ │ │ + mrc2 0, 7, pc, cr4, cr3, {7} │ │ │ │ ldmdavc sl!, {r0, r1, r2, r3, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf8dbb1aa │ │ │ │ ldmvs r1, {sp} │ │ │ │ movweq lr, #39681 @ 0x9b01 │ │ │ │ andne pc, r9, r1, asr r8 @ │ │ │ │ @ instruction: 0x4618b139 │ │ │ │ - blx 2042acc <__read_chk@plt+0x1fdd6f8> │ │ │ │ + blx a42a5c <__read_chk@plt+0x9dd688> │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ - bl 1a0990 <__read_chk@plt+0x13b5bc> │ │ │ │ + bl 1a0920 <__read_chk@plt+0x13b54c> │ │ │ │ ldrtmi r0, [r8], -r9, lsl #6 │ │ │ │ @ instruction: 0xf0fc9306 │ │ │ │ - blls 2c5e38 <__read_chk@plt+0x260a64> │ │ │ │ + blls 2c5c68 <__read_chk@plt+0x260894> │ │ │ │ @ instruction: 0xf8db6018 │ │ │ │ @ instruction: 0xf1091000 │ │ │ │ stmvs fp, {r2, r8, fp} │ │ │ │ andeq pc, r9, r3, asr r8 @ │ │ │ │ @ instruction: 0xd1be2800 │ │ │ │ - blls 32e388 <__read_chk@plt+0x2c8fb4> │ │ │ │ + blls 32e318 <__read_chk@plt+0x2c8f44> │ │ │ │ movwls r2, #9216 @ 0x2400 │ │ │ │ stmdals sl, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ - blls 5e07e0 <__read_chk@plt+0x57b40c> │ │ │ │ + blls 5e0770 <__read_chk@plt+0x57b39c> │ │ │ │ strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ - stc2 7, cr15, [r8, #-432]! @ 0xfffffe50 │ │ │ │ + stc2l 7, cr15, [r0, #-432]! @ 0xfffffe50 │ │ │ │ @ instruction: 0xf039980e │ │ │ │ svccs 0x0000fffb │ │ │ │ ldcge 4, cr15, [r5], {63} @ 0x3f │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ ldcge 4, cr15, [r1], {63} @ 0x3f │ │ │ │ @ instruction: 0xf7613004 │ │ │ │ - ldmdavs fp!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ str r6, [r9, #-28]! @ 0xffffffe4 │ │ │ │ ldrbtmi r4, [r8], #-2223 @ 0xfffff751 │ │ │ │ stmiami pc!, {r2, r3, r4, r5, sl, sp, lr, pc} @ │ │ │ │ @ instruction: 0x46014478 │ │ │ │ @ instruction: 0xf8dde466 │ │ │ │ svcls 0x00108034 │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ @ instruction: 0x4658b112 │ │ │ │ - mrc2 0, 7, pc, cr14, cr3, {7} │ │ │ │ + mcr2 0, 5, pc, cr6, cr3, {7} @ │ │ │ │ ldmdavs fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ stmibmi r7!, {r0, r1, r2, r8, r9, sl, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75e4479 │ │ │ │ - stmdbls pc, {r2, r3, r5, r6, r8, fp, sp, lr, pc} @ │ │ │ │ + stmdbls pc, {r2, r5, r7, r8, fp, sp, lr, pc} @ │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r9, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xf0bb2100 │ │ │ │ stmdals lr, {r0, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xffc8f039 │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ strbt sl, [r0], #-3319 @ 0xfffff309 │ │ │ │ stmdals r7, {r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmvs ip, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ - stc2l 0, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ + stc2 0, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ ldrb r6, [r1, -r0, lsr #32] │ │ │ │ ldrbtmi r4, [r8], #-2201 @ 0xfffff767 │ │ │ │ - ldc2l 0, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ + stc2 0, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ rsbvs r9, r8, sp, lsl #22 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0xf8d8aebb │ │ │ │ - blls 48684c <__read_chk@plt+0x421478> │ │ │ │ + blls 4867dc <__read_chk@plt+0x421408> │ │ │ │ stmdacs r0, {r2, r3, r4, fp, sp, lr} │ │ │ │ sbchi pc, r4, r0 │ │ │ │ - stc2l 0, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ + ldc2l 0, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ rscvs r9, r0, fp, lsl #22 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 3f2324 <__read_chk@plt+0x38cf50> │ │ │ │ - blcs 1248a4 <__read_chk@plt+0xbf4d0> │ │ │ │ + blls 3f22b4 <__read_chk@plt+0x38cee0> │ │ │ │ + blcs 124834 <__read_chk@plt+0xbf460> │ │ │ │ mrcge 4, 5, APSR_nzcv, cr7, cr15, {1} │ │ │ │ - blls 4c032c <__read_chk@plt+0x45af58> │ │ │ │ + blls 4c02bc <__read_chk@plt+0x45aee8> │ │ │ │ ldrdeq pc, [r8], -r8 │ │ │ │ @ instruction: 0xf8d3681b │ │ │ │ @ instruction: 0xf0fc8008 │ │ │ │ - @ instruction: 0xf8c8fd3b │ │ │ │ + @ instruction: 0xf8c8fce3 │ │ │ │ ldrbt r0, [pc], r0 │ │ │ │ - blcs 12d470 <__read_chk@plt+0xc809c> │ │ │ │ + blcs 12d400 <__read_chk@plt+0xc802c> │ │ │ │ ldmdavs r8, {r0, r1, r2, r4, r5, r7, ip, lr, pc} │ │ │ │ adcsle r2, r4, r0, lsl #16 │ │ │ │ vldrge d4, [fp, #-524] @ 0xfffffdf4 │ │ │ │ andlt pc, ip, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi sl, [fp], #-3613 @ 0xfffff1e3 │ │ │ │ - blls 2ab4a4 <__read_chk@plt+0x2460d0> │ │ │ │ + blls 2ab434 <__read_chk@plt+0x246060> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, r7, sl, lr}^ │ │ │ │ @ instruction: 0x469a7a10 │ │ │ │ eorshi pc, r0, sp, asr #17 │ │ │ │ - stc2 0, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ + stc2l 0, cr15, [sl], {252} @ 0xfc │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ strmi r9, [r1], -sp, lsl #20 │ │ │ │ ldrtmi r6, [r0], -r8, lsr #32 │ │ │ │ andls pc, r0, r6, asr #17 │ │ │ │ - @ instruction: 0xf9f2f105 │ │ │ │ + @ instruction: 0xf99af105 │ │ │ │ @ instruction: 0xf0e34628 │ │ │ │ - bls 444fd8 <__read_chk@plt+0x3dfc04> │ │ │ │ + bls 444e08 <__read_chk@plt+0x3dfa34> │ │ │ │ ldmvs r7, {r0, r1, r4, r5, fp, sp, lr} │ │ │ │ svclt 0x0018454f │ │ │ │ eorsle r4, ip, fp, asr #10 │ │ │ │ ldcge 15, cr3, [lr], {4} │ │ │ │ svceq 0x0004f857 │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ - stc2 0, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ + stc2 0, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ @ instruction: 0x4601465a │ │ │ │ @ instruction: 0xf8c46028 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ - @ instruction: 0xf9d8f105 │ │ │ │ + @ instruction: 0xf980f105 │ │ │ │ @ instruction: 0xf0e34628 │ │ │ │ - stmdavs r1!, {r0, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r1!, {r0, r2, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0336830 │ │ │ │ stmdavs r2!, {r0, r2, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r2, r0, lsl #13 │ │ │ │ @ instruction: 0xf0f34620 │ │ │ │ - @ instruction: 0xf1b8fe6d │ │ │ │ + @ instruction: 0xf1b8fe15 │ │ │ │ rscle r0, r1, r0, lsl #30 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ andvs sl, r3, pc, lsl r8 │ │ │ │ @ instruction: 0x4653b13b │ │ │ │ @ instruction: 0xf843685a │ │ │ │ - bcs 11150c <__read_chk@plt+0xac138> │ │ │ │ + bcs 11149c <__read_chk@plt+0xac0c8> │ │ │ │ @ instruction: 0xf0e3d1fa │ │ │ │ - ldmdavs r3!, {r0, r1, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - mrc2 0, 2, pc, cr8, cr3, {7} │ │ │ │ + mcr2 0, 0, pc, cr0, cr3, {7} @ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ @ instruction: 0xd1b32800 │ │ │ │ @ instruction: 0xf8dd9b06 │ │ │ │ ldmib sp, {r4, r5, pc}^ │ │ │ │ ldmdavs fp, {r4, r9, fp, ip, sp, lr} │ │ │ │ - blcs 140664 <__read_chk@plt+0xdb290> │ │ │ │ + blcs 1405f4 <__read_chk@plt+0xdb220> │ │ │ │ @ instruction: 0xf10ad0e0 │ │ │ │ strb r0, [sl, r4, lsl #20]! │ │ │ │ ldrbtmi r4, [r8], #-2130 @ 0xfffff7ae │ │ │ │ ldmdami r2, {r1, r2, r4, r5, r8, sl, sp, lr, pc}^ │ │ │ │ str r4, [r4, #-1144]! @ 0xfffffb88 │ │ │ │ ldrbtmi r4, [r8], #-2129 @ 0xfffff7af │ │ │ │ - bmi 157fd90 <__read_chk@plt+0x151a9bc> │ │ │ │ + bmi 157fd20 <__read_chk@plt+0x151a94c> │ │ │ │ strb r4, [r6, #1146]! @ 0x47a │ │ │ │ - blcs 120af4 <__read_chk@plt+0xbb720> │ │ │ │ + blcs 120a84 <__read_chk@plt+0xbb6b0> │ │ │ │ mrshi pc, (UNDEF: 7) @ │ │ │ │ - bcs 1249b8 <__read_chk@plt+0xbf5e4> │ │ │ │ + bcs 124948 <__read_chk@plt+0xbf574> │ │ │ │ tstphi r0, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ - blmi 1459288 <__read_chk@plt+0x13f3eb4> │ │ │ │ + blmi 1459218 <__read_chk@plt+0x13f3e44> │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xf1b8e5d9 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ - blls 4b26c8 <__read_chk@plt+0x44d2f4> │ │ │ │ + blls 4b2658 <__read_chk@plt+0x44d284> │ │ │ │ ldrbtmi r4, [r8], #-2121 @ 0xfffff7b7 │ │ │ │ @ instruction: 0xf0fc681c │ │ │ │ - blls 405c18 <__read_chk@plt+0x3a0844> │ │ │ │ - blcs 11ecf8 <__read_chk@plt+0xb9924> │ │ │ │ + blls 405a48 <__read_chk@plt+0x3a0674> │ │ │ │ + blcs 11ec88 <__read_chk@plt+0xb98b4> │ │ │ │ mrshi pc, (UNDEF: 5) @ │ │ │ │ @ instruction: 0xf04f781b │ │ │ │ - blcs 108984 <__read_chk@plt+0xa35b0> │ │ │ │ + blcs 108914 <__read_chk@plt+0xa3540> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr7, cr15, {3} │ │ │ │ strt r4, [r0], #1688 @ 0x698 │ │ │ │ @ instruction: 0xf44f4b11 │ │ │ │ @ instruction: 0xf85a41a0 │ │ │ │ tstls r6, #3 │ │ │ │ @ instruction: 0xf0404618 │ │ │ │ @ instruction: 0xf7fffeeb │ │ │ │ tstls fp, pc, lsr fp │ │ │ │ ldmdami fp!, {r0, r1, r2, r6, r7, sl, sp, lr, pc} │ │ │ │ str r4, [r8, #-1144] @ 0xfffffb88 │ │ │ │ ldrbtmi r4, [r8], #-2106 @ 0xfffff7c6 │ │ │ │ - stc2 0, cr15, [r8], {252} @ 0xfc │ │ │ │ + ldc2 0, cr15, [r0], #-1008 @ 0xfffffc10 │ │ │ │ rscvs r9, r0, fp, lsl #22 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrb sl, [r4, #3898]! @ 0xf3a │ │ │ │ - andseq pc, r5, r8, asr #9 │ │ │ │ - eorseq r8, r1, r6, lsr #20 │ │ │ │ - eorseq r8, r1, lr, lsl sl │ │ │ │ + @ instruction: 0x0015f3dc │ │ │ │ + mlaseq r1, r6, sl, r8 │ │ │ │ + eorseq r8, r1, lr, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r6, r7, r8, ror r5 │ │ │ │ + andseq r6, r7, ip, lsl #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ - andseq pc, r5, r6, lsr r4 @ │ │ │ │ - andseq pc, r5, r4, lsl #8 │ │ │ │ - @ instruction: 0x0015f2f2 │ │ │ │ + andseq pc, r5, sl, asr #6 │ │ │ │ + andseq pc, r5, r8, lsl r3 @ │ │ │ │ + andseq pc, r5, r6, lsl #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq sp, r3, r8, asr sl │ │ │ │ + eorseq sp, r3, r8, asr #21 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - andseq r0, r5, sl, lsl pc │ │ │ │ + andseq r0, r5, lr, lsr #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq r5, sl, r8, lsr #17 │ │ │ │ - mulseq r5, r4, r2 │ │ │ │ - andseq pc, r5, r2, ror #6 │ │ │ │ - @ instruction: 0x001539f8 │ │ │ │ - andseq pc, r5, ip, lsl r2 @ │ │ │ │ + eoreq r5, sl, ip, lsr #15 │ │ │ │ + andseq pc, r5, r8, lsr #3 │ │ │ │ + andseq pc, r5, r6, ror r2 @ │ │ │ │ + andseq r3, r5, ip, lsl #18 │ │ │ │ + andseq pc, r5, r0, lsr r1 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq sp, r3, lr, ror r9 │ │ │ │ - andseq pc, r5, r4, lsr #6 │ │ │ │ - eorseq r8, r1, r8, lsl #13 │ │ │ │ - eoreq r5, sl, r4, lsr #14 │ │ │ │ - andseq pc, r5, r2, asr #5 │ │ │ │ - andseq sl, r6, r6, asr #28 │ │ │ │ - eoreq r5, sl, lr, ror #12 │ │ │ │ - andseq pc, r5, r8, ror #2 │ │ │ │ - andseq pc, r5, ip, ror r1 @ │ │ │ │ - ldrdeq r5, [sl], -sl @ │ │ │ │ - eoreq r5, sl, r0, asr #11 │ │ │ │ - eoreq r5, sl, r2, lsr #11 │ │ │ │ - ldrheq r6, [r7], -r6 @ │ │ │ │ - andseq lr, r5, lr, ror #28 │ │ │ │ - andseq lr, r5, r8, lsl #29 │ │ │ │ - andseq lr, r5, r8, lsl #29 │ │ │ │ - andseq lr, r5, sl, ror #27 │ │ │ │ - eoreq r5, sl, r0, lsr r4 │ │ │ │ - andseq r5, r7, sl, lsr #27 │ │ │ │ - andseq lr, r5, lr, ror #22 │ │ │ │ - mlaeq sl, r8, r1, r5 │ │ │ │ - andseq lr, r5, r8, ror #25 │ │ │ │ - eoreq r5, sl, sl, lsr r1 │ │ │ │ - andseq r5, r7, lr, lsl ip │ │ │ │ - andseq r5, r7, r8, lsl ip │ │ │ │ - eoreq r5, sl, r2, lsl r0 │ │ │ │ - eoreq r5, sl, ip │ │ │ │ - eoreq r5, sl, r6 │ │ │ │ - andseq lr, r5, ip, lsr #19 │ │ │ │ - andseq lr, r5, r0, lsr #19 │ │ │ │ - eoreq r4, sl, r6, ror #31 │ │ │ │ - ldrdeq r4, [sl], -r6 @ │ │ │ │ - mlaeq sl, r8, pc, r4 @ │ │ │ │ - mlaeq sl, r2, pc, r4 @ │ │ │ │ + eorseq sp, r3, lr, ror #19 │ │ │ │ + andseq pc, r5, r8, lsr r2 @ │ │ │ │ + ldrshteq r8, [r1], -r8 │ │ │ │ + eoreq r5, sl, r8, lsr #12 │ │ │ │ + @ instruction: 0x0015f1d6 │ │ │ │ + andseq sl, r6, sl, asr sp │ │ │ │ + eoreq r5, sl, r2, ror r5 │ │ │ │ + andseq pc, r5, ip, ror r0 @ │ │ │ │ + mulseq r5, r0, r0 │ │ │ │ + ldrdeq r5, [sl], -lr @ │ │ │ │ + eoreq r5, sl, r4, asr #9 │ │ │ │ + eoreq r5, sl, r6, lsr #9 │ │ │ │ + andseq r5, r7, sl, asr #31 │ │ │ │ + andseq lr, r5, r2, lsl #27 │ │ │ │ + mulseq r5, ip, sp │ │ │ │ + mulseq r5, ip, sp │ │ │ │ + @ instruction: 0x0015ecfe │ │ │ │ + eoreq r5, sl, r4, lsr r3 │ │ │ │ + @ instruction: 0x00175cbe │ │ │ │ + andseq lr, r5, r2, lsl #21 │ │ │ │ + mlaeq sl, ip, r0, r5 │ │ │ │ + @ instruction: 0x0015ebfc │ │ │ │ + eoreq r5, sl, lr, lsr r0 │ │ │ │ + andseq r5, r7, r2, lsr fp │ │ │ │ + andseq r5, r7, ip, lsr #22 │ │ │ │ + eoreq r4, sl, r6, lsl pc │ │ │ │ + eoreq r4, sl, r0, lsl pc │ │ │ │ + eoreq r4, sl, sl, lsl #30 │ │ │ │ + andseq lr, r5, r0, asr #17 │ │ │ │ + @ instruction: 0x0015e8b4 │ │ │ │ + eoreq r4, sl, sl, ror #29 │ │ │ │ + ldrdeq r4, [sl], -sl @ │ │ │ │ + mlaeq sl, ip, lr, r4 │ │ │ │ + mlaeq sl, r6, lr, r4 │ │ │ │ vhadd.s8 d19, d0, d10 │ │ │ │ sbcmi r4, r3, r2, lsl #6 │ │ │ │ @ instruction: 0xf57f07dc │ │ │ │ - blls 3b18d8 <__read_chk@plt+0x34c504> │ │ │ │ + blls 3b1868 <__read_chk@plt+0x34c494> │ │ │ │ vmul.i8 q11, , q5 │ │ │ │ vrsra.s64 , , #57 │ │ │ │ addsmi r7, sl, #-738197504 @ 0xd4000000 │ │ │ │ ldcge 7, cr15, [sl], {63} @ 0x3f │ │ │ │ @ instruction: 0xff84f038 │ │ │ │ stmdals pc, {r2, r9, sl, lr} @ │ │ │ │ ldrls sl, [r9], #-3353 @ 0xfffff2e7 │ │ │ │ @ instruction: 0xf0fc950e │ │ │ │ - bls 445abc <__read_chk@plt+0x3e06e8> │ │ │ │ + bls 4458ec <__read_chk@plt+0x3e0518> │ │ │ │ ldcls 3, cr2, [r9, #-8] │ │ │ │ @ instruction: 0x61ab6020 │ │ │ │ adcvs r2, fp, r0, lsl #6 │ │ │ │ - bls 432fa8 <__read_chk@plt+0x3cdbd4> │ │ │ │ + bls 432f38 <__read_chk@plt+0x3cdb64> │ │ │ │ tstlt sl, r2, lsl r8 │ │ │ │ tstls r3, #152, 12 @ 0x9800000 │ │ │ │ - bllt ff644ae8 <__read_chk@plt+0xff5df714> │ │ │ │ + bllt ff644a78 <__read_chk@plt+0xff5df6a4> │ │ │ │ ldrbtmi r4, [r8], #-2099 @ 0xfffff7cd │ │ │ │ - blx ffb42ee6 <__read_chk@plt+0xffaddb12> │ │ │ │ + blx fe542e76 <__read_chk@plt+0xfe4ddaa2> │ │ │ │ rsbvs r9, r8, sp, lsl #22 │ │ │ │ suble r2, r1, r0, lsl #22 │ │ │ │ ldmdavc fp, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xd12f2b00 │ │ │ │ @ instruction: 0xe72e9313 │ │ │ │ andcs r4, r5, #737280 @ 0xb4000 │ │ │ │ - @ instruction: 0xf75d4479 │ │ │ │ - andcs lr, r4, #824 @ 0x338 │ │ │ │ + @ instruction: 0xf75e4479 │ │ │ │ + andcs lr, r4, #393216 @ 0x60000 │ │ │ │ stmdals pc, {r0, r1, r9, sl, lr} @ │ │ │ │ strbmi r9, [r1], -r0 │ │ │ │ @ instruction: 0xf0bb4610 │ │ │ │ @ instruction: 0xf7fffbbb │ │ │ │ - bmi af585c <__read_chk@plt+0xa90488> │ │ │ │ + bmi af57ec <__read_chk@plt+0xa90418> │ │ │ │ ldrbt r4, [r2], #1146 @ 0x47a │ │ │ │ andcs r9, r4, lr, lsl #26 │ │ │ │ stmdavs ip!, {r2, r9, sl, sp} │ │ │ │ - @ instruction: 0xf9f8f0e3 │ │ │ │ - bls 2a0be8 <__read_chk@plt+0x23b814> │ │ │ │ + @ instruction: 0xf9a0f0e3 │ │ │ │ + bls 2a0b78 <__read_chk@plt+0x23b7a4> │ │ │ │ ldmvs fp, {r5, r7, sp, lr} │ │ │ │ ldr r6, [r1, #26]! │ │ │ │ movwls r9, #48134 @ 0xbc06 │ │ │ │ - bmi 900078 <__read_chk@plt+0x89aca4> │ │ │ │ + bmi 900008 <__read_chk@plt+0x89ac34> │ │ │ │ ldrbtmi r4, [sl], #-2847 @ 0xfffff4e1 │ │ │ │ ldrb r4, [lr], #1147 @ 0x47b │ │ │ │ ldrbtmi r4, [sl], #-2590 @ 0xfffff5e2 │ │ │ │ - bmi 8bfec8 <__read_chk@plt+0x85aaf4> │ │ │ │ + bmi 8bfe58 <__read_chk@plt+0x85aa84> │ │ │ │ ldrbtmi r4, [sl], #-2846 @ 0xfffff4e2 │ │ │ │ ldrb r4, [r6], #1147 @ 0x47b │ │ │ │ movweq lr, #55773 @ 0xd9dd │ │ │ │ @ instruction: 0xf0fc681c │ │ │ │ - blls 405a1c <__read_chk@plt+0x3a0648> │ │ │ │ + blls 40584c <__read_chk@plt+0x3a0478> │ │ │ │ bicslt r6, fp, r0, ror #1 │ │ │ │ @ instruction: 0xb1ab781b │ │ │ │ tstls r3, #0, 6 │ │ │ │ ldr r4, [sl, #-1688] @ 0xfffff968 │ │ │ │ tstls r3, #13312 @ 0x3400 │ │ │ │ @ instruction: 0xf8dde6ef │ │ │ │ @ instruction: 0xf7ff802c │ │ │ │ @ instruction: 0xf8dbbba0 │ │ │ │ - bcs 10eb94 <__read_chk@plt+0xa97c0> │ │ │ │ + bcs 10eb24 <__read_chk@plt+0xa9750> │ │ │ │ mrcge 4, 0, APSR_nzcv, cr9, cr15, {1} │ │ │ │ @ instruction: 0xf0f34658 │ │ │ │ - ldr pc, [r4], -pc, lsl #26 │ │ │ │ + @ instruction: 0xe614fcb7 │ │ │ │ str r4, [ip], #1547 @ 0x60b │ │ │ │ tstls r3, #152, 12 @ 0x9800000 │ │ │ │ - bllt fe584ba8 <__read_chk@plt+0xfe51f7d4> │ │ │ │ + bllt fe584b38 <__read_chk@plt+0xfe51f764> │ │ │ │ ldrdhi pc, [ip], -sp @ │ │ │ │ subhi pc, ip, sp, asr #17 │ │ │ │ - bllt fe404bb4 <__read_chk@plt+0xfe39f7e0> │ │ │ │ - svc 0x0000f75d │ │ │ │ - eoreq r4, sl, r2, asr lr │ │ │ │ - @ instruction: 0x0015e8d0 │ │ │ │ - @ instruction: 0x0015e7dc │ │ │ │ - andseq lr, r5, sl, lsr #15 │ │ │ │ - strdeq r4, [sl], -r0 @ │ │ │ │ - andseq lr, r5, lr, lsr #15 │ │ │ │ - mulseq r5, sl, r7 │ │ │ │ - eoreq r4, sl, r0, ror #27 │ │ │ │ + bllt fe404b44 <__read_chk@plt+0xfe39f770> │ │ │ │ + svc 0x0038f75d │ │ │ │ + eoreq r4, sl, r6, asr sp │ │ │ │ + andseq lr, r5, r4, ror #15 │ │ │ │ + @ instruction: 0x0015e6f0 │ │ │ │ + @ instruction: 0x0015e6be │ │ │ │ + strdeq r4, [sl], -r4 @ │ │ │ │ + andseq lr, r5, r2, asr #13 │ │ │ │ + andseq lr, r5, lr, lsr #13 │ │ │ │ + eoreq r4, sl, r4, ror #25 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5dde4 <__read_chk@plt+0xfebf8a10> │ │ │ │ + bl fec5dd74 <__read_chk@plt+0xfebf89a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ rscslt r0, r7, r0, lsl lr │ │ │ │ movwcs lr, #39373 @ 0x99cd │ │ │ │ - blmi 14d952c <__read_chk@plt+0x1474158> │ │ │ │ + blmi 14d94bc <__read_chk@plt+0x14740e8> │ │ │ │ ldrbtmi r9, [sl], #-3196 @ 0xfffff384 │ │ │ │ smlabteq r7, sp, r9, lr │ │ │ │ strls r2, [fp], #-5 │ │ │ │ ldmpl r3, {r0, r2, r3, r4, r5, r6, sl, fp, ip, pc}^ │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf04f9375 │ │ │ │ - blmi 1387810 <__read_chk@plt+0x132243c> │ │ │ │ + blmi 13877a0 <__read_chk@plt+0x13223cc> │ │ │ │ ldrbtmi r9, [r9], #-1036 @ 0xfffffbf4 │ │ │ │ ldrbtmi r9, [fp], #-3199 @ 0xfffff381 │ │ │ │ ldrmi r9, [sp], -sp, lsl #8 │ │ │ │ movwls r9, #27776 @ 0x6c80 │ │ │ │ @ instruction: 0xf0dc940e │ │ │ │ - blmi 12852fc <__read_chk@plt+0x121ff28> │ │ │ │ - blmi 125cfdc <__read_chk@plt+0x11f7c08> │ │ │ │ + blmi 128512c <__read_chk@plt+0x121fd58> │ │ │ │ + blmi 125cf6c <__read_chk@plt+0x11f7b98> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 112fbc <__read_chk@plt+0xadbe8> │ │ │ │ - blx fed3e060 <__read_chk@plt+0xfecd8c8c> │ │ │ │ + blcs 112f4c <__read_chk@plt+0xadb78> │ │ │ │ + blx fed3dff0 <__read_chk@plt+0xfecd8c1c> │ │ │ │ andcs pc, r0, #128 @ 0x80 │ │ │ │ stmdbeq r0, {r0, r4, r9, sl, lr}^ │ │ │ │ stc2 0, cr15, [r6, #-248]! @ 0xffffff08 │ │ │ │ cmple sl, r0, lsl #16 │ │ │ │ @ instruction: 0x9c064b3b │ │ │ │ ldmdavs r8, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ - blx 6c2f94 <__read_chk@plt+0x65dbc0> │ │ │ │ + blx 6c2f24 <__read_chk@plt+0x65db50> │ │ │ │ andsls r4, r1, r9, lsr fp │ │ │ │ sbcvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ ldmdage r2, {r1, r2, sl, ip, pc} │ │ │ │ strtmi r5, [r1], -r4, ror #17 │ │ │ │ - stmia ip!, {r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r4!, {r1, r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf75e4620 │ │ │ │ - stmdacs r0, {r1, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ - blmi d7b178 <__read_chk@plt+0xd15da4> │ │ │ │ + stmdacs r0, {r1, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ + blmi d7b108 <__read_chk@plt+0xd15d34> │ │ │ │ stmiapl r3!, {r1, r2, sl, fp, ip, pc}^ │ │ │ │ - stcmi 8, cr6, [pc], #-116 @ 106c10 <__read_chk@plt+0xa183c> │ │ │ │ + stcmi 8, cr6, [pc], #-116 @ 106ba0 <__read_chk@plt+0xa17cc> │ │ │ │ cdpls 5, 0, cr3, cr6, cr1, {0} │ │ │ │ ldmib sp, {r1, r2, r3, r8, r9, sl, fp, ip, pc}^ │ │ │ │ ldmdbpl r4!, {r0, r3, r8, r9, sp} │ │ │ │ svcls 0x000d9704 │ │ │ │ svcls 0x000c9703 │ │ │ │ svcls 0x000b9701 │ │ │ │ eorvs r9, r5, r0, lsl #14 │ │ │ │ ldmib sp, {r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, pc}^ │ │ │ │ strls r0, [r2, #-263] @ 0xfffffef9 │ │ │ │ @ instruction: 0xf8c6f7ff │ │ │ │ @ instruction: 0xf44f4b25 │ │ │ │ ldmdbge r2, {r2, r6, r7, r9, ip, sp, lr} │ │ │ │ movwls r5, #63731 @ 0xf8f3 │ │ │ │ @ instruction: 0xf75e4618 │ │ │ │ - bls 580fd8 <__read_chk@plt+0x51bc04> │ │ │ │ + bls 581048 <__read_chk@plt+0x51bc74> │ │ │ │ ldmdage r1, {r0, r1, r5, fp, sp, lr} │ │ │ │ eorvs r3, r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf0e2b10a │ │ │ │ - bmi 8c6ba4 <__read_chk@plt+0x8617d0> │ │ │ │ + bmi 8c69d4 <__read_chk@plt+0x861600> │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, ror fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbslt sp, r7, r1, lsr #2 │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ ldmdbmi r4, {r1, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75d4479 │ │ │ │ - andcs lr, sl, #212, 28 @ 0xd40 │ │ │ │ + andcs lr, sl, #12, 30 @ 0x30 │ │ │ │ tstcs r5, r3, lsl #12 │ │ │ │ @ instruction: 0xf7fc2004 │ │ │ │ stmdbmi pc, {r0, r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf93af0dc │ │ │ │ - blx ffec2e18 <__read_chk@plt+0xffe5da44> │ │ │ │ + @ instruction: 0xf8e2f0dc │ │ │ │ + blx ffec2da8 <__read_chk@plt+0xffe5d9d4> │ │ │ │ ldmdavs sp, {r0, r4, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf75de7ad │ │ │ │ - svclt 0x0000ee4a │ │ │ │ - eorseq r7, r1, lr, lsl #25 │ │ │ │ + svclt 0x0000ee82 │ │ │ │ + ldrshteq r7, [r1], -lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x0015e8fa │ │ │ │ - eorseq r7, r1, lr, ror #24 │ │ │ │ + andseq lr, r5, lr, lsl #16 │ │ │ │ + ldrsbteq r7, [r1], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - ldrhteq r7, [r1], -r2 │ │ │ │ - andseq r4, r4, r4, ror r3 │ │ │ │ - andseq lr, r5, sl, lsl r8 │ │ │ │ + eorseq r7, r1, r2, lsr #24 │ │ │ │ + @ instruction: 0x001442bc │ │ │ │ + andseq lr, r5, lr, lsr #14 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cmppeq r0, ip, asr #17 @ p-variant is OBSOLETE │ │ │ │ stcvs 6, cr15, [ip, #692] @ 0x2b4 │ │ │ │ - bmi ff0d87b4 <__read_chk@plt+0xff0733e0> │ │ │ │ + bmi ff0d8744 <__read_chk@plt+0xff073370> │ │ │ │ andcs r4, r5, r7, lsl #12 │ │ │ │ movwls r4, #40382 @ 0x9dbe │ │ │ │ - blmi ff097f60 <__read_chk@plt+0xff032b8c> │ │ │ │ + blmi ff097ef0 <__read_chk@plt+0xff032b1c> │ │ │ │ @ instruction: 0xf8dd447d │ │ │ │ strls r4, [sl], #-3760 @ 0xfffff150 │ │ │ │ ldmibmi ip!, {r3, r8, ip, pc} │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3e84 │ │ │ │ @ instruction: 0xf8dd0300 │ │ │ │ movwls r3, #48824 @ 0xbeb8 │ │ │ │ mrccc 8, 5, APSR_nzcv, cr12, cr13, {6} │ │ │ │ @ instruction: 0xf0dc930c │ │ │ │ - blge 805180 <__read_chk@plt+0x79fdac> │ │ │ │ + blge 804fb0 <__read_chk@plt+0x79fbdc> │ │ │ │ @ instruction: 0x461a68bc │ │ │ │ movwcs r9, #775 @ 0x307 │ │ │ │ @ instruction: 0xf1ba7013 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blge feda70c0 <__read_chk@plt+0xfed41cec> │ │ │ │ - blls 2ab9d4 <__read_chk@plt+0x246600> │ │ │ │ + blge feda7050 <__read_chk@plt+0xfed41c7c> │ │ │ │ + blls 2ab964 <__read_chk@plt+0x246590> │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andhi pc, r0, r3, lsl #17 │ │ │ │ tstlt r3, r3, lsr #17 │ │ │ │ - blcs 124e38 <__read_chk@plt+0xbfa64> │ │ │ │ + blcs 124dc8 <__read_chk@plt+0xbf9f4> │ │ │ │ ldmdavc fp!, {r3, r5, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0x071aad15 │ │ │ │ adchi pc, r5, r0, asr #2 │ │ │ │ movwcs r4, #1570 @ 0x622 │ │ │ │ @ instruction: 0x461869d2 │ │ │ │ - bcs 1139e8 <__read_chk@plt+0xae614> │ │ │ │ - blcs 17b5d0 <__read_chk@plt+0x1161fc> │ │ │ │ + bcs 113978 <__read_chk@plt+0xae5a4> │ │ │ │ + blcs 17b560 <__read_chk@plt+0x11618c> │ │ │ │ msrhi CPSR_c, r0 │ │ │ │ addeq r3, r0, r2 │ │ │ │ - @ instruction: 0xf89af0e3 │ │ │ │ + @ instruction: 0xf842f0e3 │ │ │ │ @ instruction: 0xf04f6028 │ │ │ │ vnmlsge.f64 d0, d6, d0 │ │ │ │ @ instruction: 0xf8cd46d8 │ │ │ │ stmibvs r7!, {r2, r4, r5, sp, pc}^ │ │ │ │ @ instruction: 0xf8c44620 │ │ │ │ @ instruction: 0xf037801c │ │ │ │ strmi pc, [r1], r5, asr #16 │ │ │ │ - @ instruction: 0xf88af0e3 │ │ │ │ + @ instruction: 0xf832f0e3 │ │ │ │ strmi r4, [r1], -sl, asr #12 │ │ │ │ @ instruction: 0x46206030 │ │ │ │ stmibeq fp, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ mrc2 0, 2, pc, cr8, cr6, {1} │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ - blx 144321c <__read_chk@plt+0x13dde48> │ │ │ │ + @ instruction: 0xf9f4f0fc │ │ │ │ eoreq pc, fp, sl, asr #16 │ │ │ │ mvnvs r4, r0, lsr r6 │ │ │ │ - bleq 183264 <__read_chk@plt+0x11de90> │ │ │ │ - cdp2 0, 15, cr15, cr14, cr2, {7} │ │ │ │ + bleq 1831f4 <__read_chk@plt+0x11de20> │ │ │ │ + cdp2 0, 10, cr15, cr6, cr2, {7} │ │ │ │ @ instruction: 0x2c0069e4 │ │ │ │ stmdavs r8!, {r0, r1, r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ strcc r4, [r4, -pc, asr #12] │ │ │ │ ldrsbtge pc, [r4], -sp @ │ │ │ │ movwcs r4, #1031 @ 0x407 │ │ │ │ - blls 41ef40 <__read_chk@plt+0x3b9b6c> │ │ │ │ - blls 3eba68 <__read_chk@plt+0x386694> │ │ │ │ + blls 41eed0 <__read_chk@plt+0x3b9afc> │ │ │ │ + blls 3eb9f8 <__read_chk@plt+0x386624> │ │ │ │ @ instruction: 0xf8dd9303 │ │ │ │ - bls 2d6930 <__read_chk@plt+0x27155c> │ │ │ │ - blls 3aba6c <__read_chk@plt+0x346698> │ │ │ │ + bls 2d68c0 <__read_chk@plt+0x2714ec> │ │ │ │ + blls 3ab9fc <__read_chk@plt+0x346628> │ │ │ │ svceq 0x0000f1ba │ │ │ │ uadd16mi fp, r2, r8 │ │ │ │ - blls 36ba74 <__read_chk@plt+0x3066a0> │ │ │ │ + blls 36ba04 <__read_chk@plt+0x306630> │ │ │ │ movwls r9, #2312 @ 0x908 │ │ │ │ @ instruction: 0xf7ff9b06 │ │ │ │ @ instruction: 0x4628feb1 │ │ │ │ @ instruction: 0xf922f077 │ │ │ │ - blmi 1fd9878 <__read_chk@plt+0x1f744a4> │ │ │ │ + blmi 1fd9808 <__read_chk@plt+0x1f74434> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsl #29 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rschi pc, r6, r0, asr #32 │ │ │ │ stcvs 6, cr15, [ip, #52] @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf10d4620 │ │ │ │ @ instruction: 0xf036094c │ │ │ │ @ instruction: 0x4683fff7 │ │ │ │ - @ instruction: 0xf0e3900d │ │ │ │ - blmi 1dc4fa0 <__read_chk@plt+0x1d5fbcc> │ │ │ │ + @ instruction: 0xf0e2900d │ │ │ │ + blmi 1dc6dd0 <__read_chk@plt+0x1d619fc> │ │ │ │ @ instruction: 0xf8c9ae16 │ │ │ │ @ instruction: 0xf10b0000 │ │ │ │ @ instruction: 0xf88032ff │ │ │ │ strtmi r8, [r1], -r0 │ │ │ │ stmiapl fp!, {r4, r5, r9, sl, lr}^ │ │ │ │ ldmdacc r6, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ tstcc r8, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0x46424413 │ │ │ │ @ instruction: 0x4643931a │ │ │ │ - @ instruction: 0xf8fcf105 │ │ │ │ + @ instruction: 0xf8a4f105 │ │ │ │ stmdbmi r7!, {r0, r3, r4, r8, r9, fp, ip, pc}^ │ │ │ │ andhi pc, r0, r3, lsl #17 │ │ │ │ @ instruction: 0xf8d94479 │ │ │ │ @ instruction: 0xf0c30000 │ │ │ │ @ instruction: 0x4606ffb3 │ │ │ │ stmdacs r0, {r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0xf8d9d142 │ │ │ │ ldcge 0, cr6, [r5, #-0] │ │ │ │ mcrls 6, 0, r4, cr6, cr1, {1} │ │ │ │ adcscc pc, r8, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf75e4630 │ │ │ │ - movwcs lr, #2256 @ 0x8d0 │ │ │ │ + movwcs lr, #2312 @ 0x908 │ │ │ │ @ instruction: 0xf8864648 │ │ │ │ @ instruction: 0xf0e23bb8 │ │ │ │ - ldmdavc fp!, {r0, r1, r2, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavc fp!, {r0, r1, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf53f071b │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ strdcs fp, [r4], -r3 │ │ │ │ - @ instruction: 0xfffcf0e2 │ │ │ │ + @ instruction: 0xffa4f0e2 │ │ │ │ eorvs r4, r8, r2, lsl #12 │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ stmdavs r3!, {r0, r1, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bmi 1532c2c <__read_chk@plt+0x14cd858> │ │ │ │ + bmi 1532bbc <__read_chk@plt+0x14cd7e8> │ │ │ │ ldmdavs r2, {r1, r3, r5, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0x211bf992 │ │ │ │ - ble 1751754 <__read_chk@plt+0x16ec380> │ │ │ │ + ble 17516e4 <__read_chk@plt+0x16ec310> │ │ │ │ ldrmi r9, [r9], -r7, lsl #28 │ │ │ │ andsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf75e4630 │ │ │ │ - @ instruction: 0xf886e8a6 │ │ │ │ + @ instruction: 0xf886e8de │ │ │ │ @ instruction: 0xe726a258 │ │ │ │ @ instruction: 0xf0e22008 │ │ │ │ - @ instruction: 0x4604ffdd │ │ │ │ + strmi pc, [r4], -r5, lsl #31 │ │ │ │ eorvs r6, ip, r8, ror r8 │ │ │ │ - @ instruction: 0xf9a6f0fc │ │ │ │ + @ instruction: 0xf94ef0fc │ │ │ │ stmdavs r8!, {r5, sp, lr} │ │ │ │ ldrb r1, [r9, r2, lsl #26] │ │ │ │ vldrge d4, [r5, #-260] @ 0xfffffefc │ │ │ │ ldrmi lr, [r0, -sp, asr #19] │ │ │ │ movwls r4, #62587 @ 0xf47b │ │ │ │ - blcs aa505c <__read_chk@plt+0xa3fc88> │ │ │ │ + blcs aa4fec <__read_chk@plt+0xa3fc18> │ │ │ │ @ instruction: 0xf8d9d008 │ │ │ │ adcsmi r3, r3, #0 │ │ │ │ @ instruction: 0xf816d050 │ │ │ │ cdpcc 12, 0, cr3, cr1, cr1, {0} │ │ │ │ mvnsle r2, r6, lsr #22 │ │ │ │ svcls 0x000e4634 │ │ │ │ nopeq {79} @ 0x4f │ │ │ │ - bleq 15433e4 <__read_chk@plt+0x14de010> │ │ │ │ - blcc 184fc4 <__read_chk@plt+0x11fbf0> │ │ │ │ + bleq 1543374 <__read_chk@plt+0x14ddfa0> │ │ │ │ + blcc 184f54 <__read_chk@plt+0x11fb80> │ │ │ │ andhi pc, r0, r7, lsl #17 │ │ │ │ @ instruction: 0xf75d4620 │ │ │ │ - strtmi lr, [sl], -r0, lsl #31 │ │ │ │ + @ instruction: 0x462aefb8 │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ - stc2l 1, cr15, [lr, #-20]! @ 0xffffffec │ │ │ │ + ldc2 1, cr15, [r6, #-20] @ 0xffffffec │ │ │ │ andsls r2, r4, r0, asr #6 │ │ │ │ eorsvc r4, fp, r8, lsr r6 │ │ │ │ - blls 4cf804 <__read_chk@plt+0x46a430> │ │ │ │ + blls 4cf794 <__read_chk@plt+0x46a3c0> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ svcls 0x000d1a79 │ │ │ │ @ instruction: 0xf0c31a79 │ │ │ │ strtmi pc, [r0], -sp, lsr #25 │ │ │ │ - svc 0x006af75d │ │ │ │ + svc 0x00a2f75d │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0x46029b14 │ │ │ │ strtmi r1, [r0], -r1, ror #20 │ │ │ │ @ instruction: 0xf0c31a79 │ │ │ │ - blls 646280 <__read_chk@plt+0x5e0eac> │ │ │ │ + blls 646210 <__read_chk@plt+0x5e0e3c> │ │ │ │ sbcle r2, r5, r0, lsl #22 │ │ │ │ @ instruction: 0xf0e24658 │ │ │ │ - bfi pc, r9, (invalid: 28:1) @ │ │ │ │ + strb pc, [r1, r1, asr #27] @ │ │ │ │ andls sl, r6, #729088 @ 0xb2000 │ │ │ │ - bmi 8d8868 <__read_chk@plt+0x873494> │ │ │ │ + bmi 8d87f8 <__read_chk@plt+0x873424> │ │ │ │ vmin.s8 d20, d0, d16 │ │ │ │ ldrbtmi r2, [sl], #-345 @ 0xfffffea7 │ │ │ │ - b 1ec4d90 <__read_chk@plt+0x1e5f9bc> │ │ │ │ + b fecc4d20 <__read_chk@plt+0xfec5f94c> │ │ │ │ ldrtmi r9, [r0], -r7, lsl #18 │ │ │ │ subsge pc, r8, #8781824 @ 0x860000 │ │ │ │ subscs pc, r9, #64, 4 │ │ │ │ @ instruction: 0xff02f0c7 │ │ │ │ stmiavs r3!, {r0, r2, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ andcs fp, r8, fp, lsr r1 │ │ │ │ - @ instruction: 0xff78f0e2 │ │ │ │ + @ instruction: 0xff20f0e2 │ │ │ │ ldrb r6, [ip], r8, lsr #32 │ │ │ │ @ instruction: 0x4710e9dd │ │ │ │ stmiavs r3!, {r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ cdpne 8, 3, cr6, cr0, cr6, {1} │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ addeq r3, r0, r1 │ │ │ │ - @ instruction: 0xff68f0e2 │ │ │ │ + @ instruction: 0xff10f0e2 │ │ │ │ eorvs r4, r8, r7, lsl #12 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ @ instruction: 0xe6c8aef6 │ │ │ │ - stc 7, cr15, [sl], #372 @ 0x174 │ │ │ │ - eorseq r7, r1, r0, lsl fp │ │ │ │ - eorseq r7, r1, ip, lsl #22 │ │ │ │ + stcl 7, cr15, [r2], #372 @ 0x174 │ │ │ │ + eorseq r7, r1, r0, lsl #23 │ │ │ │ + eorseq r7, r1, ip, ror fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq lr, r5, r2, ror #15 │ │ │ │ - eorseq r7, r1, r0, lsl #20 │ │ │ │ + @ instruction: 0x0015e6f6 │ │ │ │ + eorseq r7, r1, r0, ror sl │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ - andseq ip, r5, ip, lsl #25 │ │ │ │ + andseq ip, r5, r0, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - strhteq r4, [sl], -r8 │ │ │ │ - eoreq r2, sl, lr, lsr #25 │ │ │ │ + strhteq r4, [sl], -ip │ │ │ │ + strhteq r2, [sl], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ sbclt r4, r3, r7, lsl #21 │ │ │ │ strmi r4, [r5], -r7, lsl #23 │ │ │ │ svcmi 0x0087447a │ │ │ │ - ldrbtmi r4, [pc], #-1540 @ 1070b0 <__read_chk@plt+0xa1cdc> │ │ │ │ + ldrbtmi r4, [pc], #-1540 @ 107040 <__read_chk@plt+0xa1c6c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9341 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ stmibmi r3, {r1, r2, r3, r4, r6, ip, lr, pc} │ │ │ │ andcs r2, r5, #0 │ │ │ │ eoreq pc, r4, sp, lsl #17 │ │ │ │ @ instruction: 0xf75d4479 │ │ │ │ - blmi fe142490 <__read_chk@plt+0xfe0dd0bc> │ │ │ │ + blmi fe142500 <__read_chk@plt+0xfe0dd12c> │ │ │ │ ldmdavc sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blmi 20a7418 <__read_chk@plt+0x2042044> │ │ │ │ + blmi 20a73a8 <__read_chk@plt+0x2041fd4> │ │ │ │ @ instruction: 0x461a447b │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf10d3103 │ │ │ │ cmncs r8, #140, 18 @ 0x230000 │ │ │ │ andls r2, r1, #100, 2 │ │ │ │ tstls r2, r1, lsl #4 │ │ │ │ andls r4, r0, r9, lsl r6 │ │ │ │ @ instruction: 0xf75d4648 │ │ │ │ - cmpcs r0, #236, 28 @ 0xec0 │ │ │ │ + cmpcs r0, #36, 30 @ 0x90 │ │ │ │ strcs r9, [r0], #-776 @ 0xfffffcf8 │ │ │ │ vmovge.16 d9[1], r4 │ │ │ │ ldrsbhi pc, [r0, #143] @ 0x8f @ │ │ │ │ - beq 943544 <__read_chk@plt+0x8de170> │ │ │ │ + beq 9434d4 <__read_chk@plt+0x8de100> │ │ │ │ smlabbmi r3, sp, r8, pc @ │ │ │ │ @ instruction: 0xf85744f8 │ │ │ │ @ instruction: 0xf108b003 │ │ │ │ @ instruction: 0xf8db08d0 │ │ │ │ andcs r3, r0, #0 │ │ │ │ @ instruction: 0xf5034630 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp}^ │ │ │ │ stmib sp, {r0, r2, r5, r6, r8, r9, sp}^ │ │ │ │ submi r4, r9, #8192 @ 0x2000 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ - blx fe4434be <__read_chk@plt+0xfe3de0ea> │ │ │ │ + blx e4344e <__read_chk@plt+0xdde07a> │ │ │ │ stmdale r8!, {r0, r1, r3, fp, sp} │ │ │ │ @ instruction: 0xf000e8df │ │ │ │ - blls ad6644 <__read_chk@plt+0xa71270> │ │ │ │ + blls ad65d4 <__read_chk@plt+0xa71200> │ │ │ │ strcs r2, [r7, -r7, lsr #14]! │ │ │ │ ldrteq r2, [sp], -r7, lsr #14 │ │ │ │ @ instruction: 0xf0c74628 │ │ │ │ stmdbmi r0!, {r0, r1, r2, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - stc 7, cr15, [r0], #372 @ 0x174 │ │ │ │ + ldcl 7, cr15, [r8], {93} @ 0x5d │ │ │ │ tstlt r7, #7340032 @ 0x700000 │ │ │ │ andcs r4, r3, #61865984 @ 0x3b00000 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx fe14516e <__read_chk@plt+0xfe0dfd9a> │ │ │ │ - blmi 1559ae4 <__read_chk@plt+0x14f4710> │ │ │ │ + blx fe1450fe <__read_chk@plt+0xfe0dfd2a> │ │ │ │ + blmi 1559a74 <__read_chk@plt+0x14f46a0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 11611f0 <__read_chk@plt+0x10fbe1c> │ │ │ │ + blls 1161180 <__read_chk@plt+0x10fbdac> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46208094 │ │ │ │ pop {r0, r1, r6, ip, sp, pc} │ │ │ │ @ instruction: 0xf89d8ff0 │ │ │ │ - blcs 113230 <__read_chk@plt+0xade5c> │ │ │ │ + blcs 1131c0 <__read_chk@plt+0xaddec> │ │ │ │ ldmdbmi r1, {r0, r2, r3, r4, r5, r7, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ - ldcl 7, cr15, [lr], #-372 @ 0xfffffe8c │ │ │ │ + ldc 7, cr15, [r6], #372 @ 0x174 │ │ │ │ svccs 0x00004607 │ │ │ │ stmdbmi sp, {r2, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75d4479 │ │ │ │ - @ instruction: 0x4607ec76 │ │ │ │ + strmi lr, [r7], -lr, lsr #25 │ │ │ │ stmdacs r0, {r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf89dd15e │ │ │ │ stmiblt r2, {r2, r5, sp} │ │ │ │ ldrbtmi r4, [r9], #-2375 @ 0xfffff6b9 │ │ │ │ - bcs 125200 <__read_chk@plt+0xbfe2c> │ │ │ │ + bcs 125190 <__read_chk@plt+0xbfdbc> │ │ │ │ rsbcs sp, r4, #227 @ 0xe3 │ │ │ │ ldrtmi r9, [r0], -r7 │ │ │ │ - svc 0x0064f75d │ │ │ │ + svc 0x009cf75d │ │ │ │ mlacs r4, sp, r8, pc @ │ │ │ │ @ instruction: 0xf88d9b07 │ │ │ │ - bcs 113410 <__read_chk@plt+0xae03c> │ │ │ │ + bcs 1133a0 <__read_chk@plt+0xadfcc> │ │ │ │ @ instruction: 0x462cd0d7 │ │ │ │ - blmi 10ff22c <__read_chk@plt+0x1099e58> │ │ │ │ + blmi 10ff1bc <__read_chk@plt+0x1099de8> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf8576862 │ │ │ │ strbmi r8, [r0], -r3 │ │ │ │ - blx feec3308 <__read_chk@plt+0xfee5df34> │ │ │ │ + blx feec3298 <__read_chk@plt+0xfee5dec4> │ │ │ │ @ instruction: 0xf0c34631 │ │ │ │ stmdacs r0, {r0, r2, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r0], -r8, asr #2 │ │ │ │ @ instruction: 0xff36f0c6 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ strtmi sp, [r8], -fp, ror #3 │ │ │ │ @ instruction: 0xf920f0c7 │ │ │ │ addmi r4, r5, #4, 12 @ 0x400000 │ │ │ │ - blmi dbb540 <__read_chk@plt+0xd5616c> │ │ │ │ + blmi dbb4d0 <__read_chk@plt+0xd560fc> │ │ │ │ andhi pc, r3, r7, asr r8 @ │ │ │ │ strtmi lr, [r0], -r5 │ │ │ │ @ instruction: 0xff26f0c6 │ │ │ │ addmi r4, r5, #4, 12 @ 0x400000 │ │ │ │ vst4.32 {d29-d32}, [pc :256], fp │ │ │ │ stmdavs r2!, {r5, r7, r8, lr}^ │ │ │ │ @ instruction: 0xf0404640 │ │ │ │ @ instruction: 0x4631fa95 │ │ │ │ cdp2 0, 0, cr15, cr4, cr3, {6} │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ andcs r4, r5, #40, 18 @ 0xa0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r6], #-372 @ 0xfffffe8c │ │ │ │ + mrrc 7, 5, pc, lr, cr13 @ │ │ │ │ stcmi 6, cr4, [r6, #-28]! @ 0xffffffe4 │ │ │ │ ldrtmi r2, [r1], -r4, ror #4 │ │ │ │ @ instruction: 0x4628447d │ │ │ │ - svc 0x001ef75d │ │ │ │ + svc 0x0056f75d │ │ │ │ @ instruction: 0xf8852200 │ │ │ │ ldrb r2, [sl, -r4, rrx]! │ │ │ │ stmdbmi r2!, {r0, r5, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1146 @ 0xfffffb86 │ │ │ │ @ instruction: 0xb1bce72f │ │ │ │ strb r2, [sl, -r0, lsl #8] │ │ │ │ orrle r2, sl, sl, lsl #16 │ │ │ │ @ instruction: 0xf0c74628 │ │ │ │ ldmdbmi sp, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - stc 7, cr15, [r6], {93} @ 0x5d │ │ │ │ + ldc 7, cr15, [lr], #-372 @ 0xfffffe8c │ │ │ │ strb r4, [r4, -r7, lsl #12]! │ │ │ │ andcs r4, r5, #409600 @ 0x64000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl c5024 <__read_chk@plt+0x5fc50> │ │ │ │ + ldc 7, cr15, [r6], #-372 @ 0xfffffe8c │ │ │ │ ldrb r4, [r6, r7, lsl #12] │ │ │ │ ldmpl ip!, {r1, r2, r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf75de731 │ │ │ │ - svclt 0x0000eb80 │ │ │ │ - ldrsbteq r7, [r1], -ip │ │ │ │ + svclt 0x0000ebb8 │ │ │ │ + eorseq r7, r1, ip, asr #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r7, [r1], -r6 │ │ │ │ - @ instruction: 0x0015e4b8 │ │ │ │ - eorseq r7, r7, r0, lsr #18 │ │ │ │ - eoreq r4, sl, r4, ror #16 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq ip, r3, ip, lsl #19 │ │ │ │ - @ instruction: 0x0014bab4 │ │ │ │ - eorseq r7, r1, r4, lsl #14 │ │ │ │ - andseq fp, r4, r2, lsl #21 │ │ │ │ - andseq r3, r4, r8, ror #6 │ │ │ │ - eorseq r7, r7, lr, lsl r8 │ │ │ │ + eorseq r7, r1, r6, asr #16 │ │ │ │ + andseq lr, r5, ip, asr #7 │ │ │ │ + mlaseq r7, r0, r9, r7 │ │ │ │ + eoreq r4, sl, r8, ror #14 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + ldrshteq ip, [r3], -ip │ │ │ │ + andseq fp, r4, r8, asr #19 │ │ │ │ + eorseq r7, r1, r4, ror r7 │ │ │ │ + mulseq r4, r6, r9 │ │ │ │ + @ instruction: 0x001432b0 │ │ │ │ + eorseq r7, r7, lr, lsl #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x001432da │ │ │ │ - eorseq r7, r7, r8, lsl #15 │ │ │ │ - eoreq r0, sl, ip, asr #20 │ │ │ │ - andseq r0, r6, lr, ror r1 │ │ │ │ - andseq fp, r4, r0, ror r9 │ │ │ │ - andseq fp, r4, r6, lsr #21 │ │ │ │ + andseq r3, r4, r2, lsr #4 │ │ │ │ + ldrshteq r7, [r7], -r8 │ │ │ │ + eoreq r0, sl, r0, asr r9 │ │ │ │ + mulseq r6, r2, r0 │ │ │ │ + andseq fp, r4, r4, lsl #17 │ │ │ │ + @ instruction: 0x0014b9ba │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bmi 1258b7c <__read_chk@plt+0x11f37a8> │ │ │ │ - blmi 1258ba4 <__read_chk@plt+0x11f37d0> │ │ │ │ + bmi 1258b0c <__read_chk@plt+0x11f3738> │ │ │ │ + blmi 1258b34 <__read_chk@plt+0x11f3760> │ │ │ │ addlt r4, r8, sl, ror r4 │ │ │ │ ldmpl r3, {r7, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r1, r2, r3, r8, r9, sl, fp, ip, pc} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ strmi sp, [ip], -r4, rrx │ │ │ │ teqle r2, r1, lsl #16 │ │ │ │ @@ -165886,39 +165858,39 @@ │ │ │ │ strgt lr, [r5], #-2516 @ 0xfffff62c │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ stmib sp, {r0, r1, r8, r9, sl, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd4501 │ │ │ │ @ instruction: 0xf7ffc000 │ │ │ │ stmdage r6, {r0, r3, r4, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ mcr2 0, 3, pc, cr10, cr6, {3} @ │ │ │ │ - bmi 60f3f8 <__read_chk@plt+0x5aa024> │ │ │ │ + bmi 60f388 <__read_chk@plt+0x5a9fb4> │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r8, r8, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ andcs r4, r5, #229376 @ 0x38000 │ │ │ │ @ instruction: 0xf75d4479 │ │ │ │ - andcs lr, r4, #76, 22 @ 0x13000 │ │ │ │ + andcs lr, r4, #132, 22 @ 0x21000 │ │ │ │ strbmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fc4610 │ │ │ │ strbmi pc, [r0], -sp, lsr #20 @ │ │ │ │ stmdals r6, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r4, [r2], -r4, lsr #13 │ │ │ │ ldrb r4, [r3, r1, lsr #12] │ │ │ │ strtmi r4, [r2], -r4, lsr #13 │ │ │ │ strb r4, [pc, r1, lsr #12] │ │ │ │ - b ff1451b0 <__read_chk@plt+0xff0dfddc> │ │ │ │ - eorseq r7, r1, r8, asr r5 │ │ │ │ + b fff45140 <__read_chk@plt+0xffedfd6c> │ │ │ │ + eorseq r7, r1, r8, asr #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r1, lr, lsl #9 │ │ │ │ - andseq lr, r5, r8, lsl #3 │ │ │ │ + ldrshteq r7, [r1], -lr │ │ │ │ + mulseq r5, ip, r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec5e654 <__read_chk@plt+0xfebf9280> │ │ │ │ + bl fec5e5e4 <__read_chk@plt+0xfebf9210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0x460d0fd8 │ │ │ │ addlt r6, r5, r1, asr #17 │ │ │ │ @ instruction: 0x461f4616 │ │ │ │ stmdavc fp, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ svclt 0x00082b00 │ │ │ │ stmdbvs r2, {r8, sp} │ │ │ │ @@ -165936,34 +165908,34 @@ │ │ │ │ @ instruction: 0xf7ff4500 │ │ │ │ andcs pc, r1, r9, asr ip @ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ - blmi 458d30 <__read_chk@plt+0x3f395c> │ │ │ │ + blmi 458cc0 <__read_chk@plt+0x3f38ec> │ │ │ │ ldrmi r9, [r4], -r6, lsl #30 │ │ │ │ mrcvs 4, 4, r4, cr11, cr11, {3} │ │ │ │ ldmdblt fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0c6460e │ │ │ │ strtmi pc, [fp], -fp, lsr #31 │ │ │ │ strtmi r4, [r2], -r1, lsl #12 │ │ │ │ smladxls r6, r0, r6, r4 │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ svclt 0x001af7ff │ │ │ │ @ instruction: 0x462a463b │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ @ instruction: 0x2001ffb1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - eorseq r7, r7, r0, lsr r5 │ │ │ │ + eorseq r7, r7, r0, lsr #11 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bmi b58f48 <__read_chk@plt+0xaf3b74> │ │ │ │ + bmi b58ed8 <__read_chk@plt+0xaf3b04> │ │ │ │ addlt r4, r7, r9, lsr #22 │ │ │ │ stcmi 4, cr4, [r9, #-488]! @ 0xfffffe18 │ │ │ │ strmi r4, [r4], -r9, lsr #28 │ │ │ │ @ instruction: 0x4608447d │ │ │ │ @ instruction: 0xf04f58d3 │ │ │ │ ldrbtmi r0, [lr], #-2305 @ 0xfffff6ff │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ @@ -165974,51 +165946,51 @@ │ │ │ │ strmi r4, [r7], -r1, lsr #22 │ │ │ │ andcs r4, r5, #540672 @ 0x84000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf75d68de │ │ │ │ - vfmavs.f32 s28, s23, s29 │ │ │ │ + vfmsvs.f32 s28, s23, s13 │ │ │ │ rsbsmi r4, r6, #5242880 @ 0x500000 │ │ │ │ ldmiblt r3!, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0c64638 │ │ │ │ strbmi pc, [r3], -r1, ror #30 @ │ │ │ │ ldrtmi r4, [r2], -r1, lsl #12 │ │ │ │ strls r4, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ mrc2 7, 6, pc, cr2, cr15, {7} │ │ │ │ subpl pc, r0, r4, lsl #10 │ │ │ │ ldrbtmi r4, [sl], #-2579 @ 0xfffff5ed │ │ │ │ smlalscc pc, r4, r0, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r0, lsl #17 │ │ │ │ ldmpl r3, {r1, r3, r8, r9, fp, lr}^ │ │ │ │ - blls 2615f4 <__read_chk@plt+0x1fc220> │ │ │ │ + blls 261584 <__read_chk@plt+0x1fc1b0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ @ instruction: 0x460383f0 │ │ │ │ ldrtmi r4, [r1], -r2, asr #12 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ ubfx pc, r3, #30, #4 │ │ │ │ - b 345320 <__read_chk@plt+0x2dff4c> │ │ │ │ - eorseq r7, r1, r8, ror r3 │ │ │ │ + b 11452b0 <__read_chk@plt+0x10dfedc> │ │ │ │ + eorseq r7, r1, r8, ror #7 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r7, [r7], -ip │ │ │ │ - eorseq r7, r1, r6, ror #6 │ │ │ │ + eorseq r7, r7, ip, asr #10 │ │ │ │ + ldrsbteq r7, [r1], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001464d2 │ │ │ │ - eorseq r7, r1, lr, lsl #6 │ │ │ │ + andseq r6, r4, sl, lsl r4 │ │ │ │ + eorseq r7, r1, lr, ror r3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ strbeq pc, [r0, ip, asr #17]! @ │ │ │ │ - ldcpl 5, cr15, [pc, #692]! @ 107898 <__read_chk@plt+0xa24c4> │ │ │ │ + ldcpl 5, cr15, [pc, #692]! @ 107828 <__read_chk@plt+0xa2454> │ │ │ │ strbpl pc, [r0, -r0, lsl #10] @ │ │ │ │ @ instruction: 0xf8dfb087 │ │ │ │ ldrmi r0, [r9], r8, ror #8 │ │ │ │ strbtcc pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ sxtab16mi r4, r8, r8, ror #8 │ │ │ │ @ instruction: 0xf50d9205 │ │ │ │ @ instruction: 0xf8df51bf │ │ │ │ @@ -166037,15 +166009,15 @@ │ │ │ │ andhi pc, r3, #0 │ │ │ │ stc2 0, cr15, [r6, #-792]! @ 0xfffffce8 │ │ │ │ stmdacs r0, {r0, sl, ip, sp} │ │ │ │ strmi fp, [r0, #3864] @ 0xf18 │ │ │ │ ldrshlt sp, [r8, #-24]! @ 0xffffffe8 │ │ │ │ addcs pc, r0, #14090240 @ 0xd70000 │ │ │ │ ldmvs r1, {r0, r1, r4, fp, sp, lr} │ │ │ │ - bne 17e1998 <__read_chk@plt+0x177c5c4> │ │ │ │ + bne 17e1928 <__read_chk@plt+0x177c554> │ │ │ │ adcmi r1, r3, #634880 @ 0x9b000 │ │ │ │ @ instruction: 0xf8dfdd06 │ │ │ │ ldrbtmi r3, [fp], #-1036 @ 0xfffffbf4 │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r7, r9, sl, fp, sp, lr} │ │ │ │ stmiblt r3!, {r0, r1, r2, r8, r9, ip, pc}^ │ │ │ │ strcs r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ cdp2 0, 15, cr15, cr12, cr6, {6} │ │ │ │ @@ -166054,65 +166026,65 @@ │ │ │ │ stc2 0, cr15, [r6, #-792] @ 0xfffffce8 │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ addcs pc, r0, #14090240 @ 0xd70000 │ │ │ │ strcc r4, [r1], #-1568 @ 0xfffff9e0 │ │ │ │ ldmdavs r1, {r0, r1, r4, r7, fp, sp, lr} │ │ │ │ ldmvs r3, {r0, r3, r6, r7, r9, fp, ip}^ │ │ │ │ @ instruction: 0xf1421ac9 │ │ │ │ - stmdbcs r0, {r0, r1, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ + stmdbcs r0, {r0, r1, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ strtmi fp, [lr], -r8, lsl #30 │ │ │ │ mvnle r4, r5, asr #10 │ │ │ │ @ instruction: 0xf8979607 │ │ │ │ @ instruction: 0x06dc30f4 │ │ │ │ - blls 27c6b8 <__read_chk@plt+0x2172e4> │ │ │ │ + blls 27c648 <__read_chk@plt+0x217274> │ │ │ │ ldmvs fp, {r0, r1, r2, r9, fp, ip, pc} │ │ │ │ mulle r2, r3, r2 │ │ │ │ movwcs r9, #2565 @ 0xa05 │ │ │ │ stmdals r7, {r0, r1, r4, r6, sp, lr} │ │ │ │ cdp2 0, 13, cr15, cr4, cr6, {6} │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ @ instruction: 0x81b9f000 │ │ │ │ strcs r9, [r0, #-3593] @ 0xfffff1f7 │ │ │ │ ldrbeq r7, [r8, -r3, lsr #16] │ │ │ │ stmdavs r2!, {r1, r2, r3, sl, ip, lr, pc}^ │ │ │ │ - blmi ffa73c5c <__read_chk@plt+0xffa0e888> │ │ │ │ + blmi ffa73bec <__read_chk@plt+0xffa0e818> │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ movwls r5, #18675 @ 0x48f3 │ │ │ │ @ instruction: 0xf0404618 │ │ │ │ @ instruction: 0xf0d9f849 │ │ │ │ addmi pc, r5, #45824 @ 0xb300 │ │ │ │ @ instruction: 0x4605bfb8 │ │ │ │ @ instruction: 0xf0c64620 │ │ │ │ strmi pc, [r4], -r9, asr #25 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ ldmdavs sl, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ - bne 15a1964 <__read_chk@plt+0x153c590> │ │ │ │ + bne 15a18f4 <__read_chk@plt+0x153c520> │ │ │ │ addmi r6, sp, #5832704 @ 0x590000 │ │ │ │ strmi fp, [sp], -r8, lsr #31 │ │ │ │ strls r4, [r8, #-642] @ 0xfffffd7e │ │ │ │ adcshi pc, r4, r0, asr #6 │ │ │ │ @ instruction: 0xf04f9e07 │ │ │ │ - vstrge d0, [pc, #-0] @ 10771c <__read_chk@plt+0xa2348> │ │ │ │ + vstrge d0, [pc, #-0] @ 1076ac <__read_chk@plt+0xa22d8> │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ eorsls pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ - blls 267b60 <__read_chk@plt+0x20278c> │ │ │ │ + blls 267af0 <__read_chk@plt+0x20271c> │ │ │ │ cmplt fp, fp, asr r8 │ │ │ │ @ instruction: 0xd00742b3 │ │ │ │ - blls 2edf48 <__read_chk@plt+0x288b74> │ │ │ │ + blls 2eded8 <__read_chk@plt+0x288b04> │ │ │ │ svclt 0x001842b2 │ │ │ │ svclt 0x001842b3 │ │ │ │ tstle sl, r2, ror r8 │ │ │ │ @ instruction: 0xf0e04458 │ │ │ │ - ldmdavs r2!, {r0, r2, r3, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdavs r2!, {r0, r2, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ - blls 227958 <__read_chk@plt+0x1c2584> │ │ │ │ + blls 2278e8 <__read_chk@plt+0x1c2514> │ │ │ │ @ instruction: 0xf00042b3 │ │ │ │ - blmi ff1e7ba8 <__read_chk@plt+0xff1827d4> │ │ │ │ + blmi ff1e7b38 <__read_chk@plt+0xff182764> │ │ │ │ stmiapl fp, {r0, r3, r8, fp, ip, pc}^ │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ ldrmi r9, [r8], -r6, lsl #6 │ │ │ │ @ instruction: 0xf0137833 │ │ │ │ svclt 0x000c0f04 │ │ │ │ strcs r2, [r0], #-1029 @ 0xfffffbfb │ │ │ │ @ instruction: 0xfffef03f │ │ │ │ @@ -166120,202 +166092,202 @@ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8d78156 │ │ │ │ strtmi r0, [sl], r0, lsl #5 │ │ │ │ @ instruction: 0xf04f46ac │ │ │ │ @ instruction: 0xf6400920 │ │ │ │ ldrd r3, [r7], -r5 │ │ │ │ andne pc, r0, ip, lsl #17 │ │ │ │ - blne 17947a0 <__read_chk@plt+0x172f3cc> │ │ │ │ + blne 1794730 <__read_chk@plt+0x172f35c> │ │ │ │ @ instruction: 0xf81e469c │ │ │ │ mvnlt r1, r1, lsl #30 │ │ │ │ - bl fec218b4 <__read_chk@plt+0xfebbc4e0> │ │ │ │ + bl fec21844 <__read_chk@plt+0xfebbc470> │ │ │ │ adcmi r0, r3, #1342177280 @ 0x50000000 │ │ │ │ strbmi sp, [r2, #-3351] @ 0xfffff2e9 │ │ │ │ @ instruction: 0xf10cd81c │ │ │ │ stmdbcs r9, {r0, r8, r9} │ │ │ │ and sp, r5, ip, ror #3 │ │ │ │ strbeq r3, [r1, -r1, lsl #8]! │ │ │ │ strbmi sp, [r2, #-237] @ 0xffffff13 │ │ │ │ movwcc sp, #6379 @ 0x18eb │ │ │ │ stcls 8, cr15, [r1], {3} │ │ │ │ - blne 1799240 <__read_chk@plt+0x1733e6c> │ │ │ │ + blne 17991d0 <__read_chk@plt+0x1733dfc> │ │ │ │ adcmi r6, r1, #4259840 @ 0x410000 │ │ │ │ @ instruction: 0xf81edcf2 │ │ │ │ stmdbcs r0, {r0, r8, r9, sl, fp, ip} │ │ │ │ @ instruction: 0xf640d1e2 │ │ │ │ addsmi r3, sl, #1409286147 @ 0x54000003 │ │ │ │ movwcs sp, #2050 @ 0x802 │ │ │ │ andcc pc, r0, ip, lsl #17 │ │ │ │ @ instruction: 0xf60d4650 │ │ │ │ @ instruction: 0xf0d94414 │ │ │ │ - blls 3468a4 <__read_chk@plt+0x2e14d0> │ │ │ │ + blls 346834 <__read_chk@plt+0x2e1460> │ │ │ │ cmnle r6, #152, 4 @ 0x80000009 │ │ │ │ adcsmi r9, r3, #4, 22 @ 0x1000 │ │ │ │ ldmdavc r3!, {r3, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf100075a │ │ │ │ - bls 267a90 <__read_chk@plt+0x2026bc> │ │ │ │ - bcs 121858 <__read_chk@plt+0xbc484> │ │ │ │ + bls 267a20 <__read_chk@plt+0x20264c> │ │ │ │ + bcs 1217e8 <__read_chk@plt+0xbc414> │ │ │ │ sbchi pc, r0, r0, asr #32 │ │ │ │ svceq 0x0001f013 │ │ │ │ svclt 0x000c4b94 │ │ │ │ subscs r2, r8, #32, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ teqpvs lr, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -r1, lsl #4 │ │ │ │ eorsvs pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ andls r4, r2, #32, 12 @ 0x2000000 │ │ │ │ andge pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf75d2201 │ │ │ │ - movwcs lr, #2892 @ 0xb4c │ │ │ │ - blcc ff905a54 <__read_chk@plt+0xff8a0680> │ │ │ │ + movwcs lr, #2948 @ 0xb84 │ │ │ │ + blcc ff9059e4 <__read_chk@plt+0xff8a0610> │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ tstcs r0, r2, lsr #12 │ │ │ │ ldrbmi r6, [r8], #-2200 @ 0xfffff768 │ │ │ │ - @ instruction: 0xfff8f0df │ │ │ │ + @ instruction: 0xffa0f0df │ │ │ │ @ instruction: 0xf10b4630 │ │ │ │ @ instruction: 0xf0c60b01 │ │ │ │ @ instruction: 0xf8d7fc13 │ │ │ │ strmi r2, [r6], -r0, lsl #5 │ │ │ │ ldmvs r1, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ - bne 17e1aac <__read_chk@plt+0x177c6d8> │ │ │ │ + bne 17e1a3c <__read_chk@plt+0x177c668> │ │ │ │ ldrbmi r1, [fp, #-2587] @ 0xfffff5e5 │ │ │ │ svcge 0x0058f73f │ │ │ │ @ instruction: 0x8010f8dd │ │ │ │ ldrsbtls pc, [r4], -sp @ │ │ │ │ smlalscc pc, r4, r7, r8 @ │ │ │ │ @ instruction: 0xf0239a07 │ │ │ │ @ instruction: 0xf8870310 │ │ │ │ - blls 253c5c <__read_chk@plt+0x1ee888> │ │ │ │ + blls 253bec <__read_chk@plt+0x1ee818> │ │ │ │ andhi lr, r1, #3194880 @ 0x30c000 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ - blls 3bb8ac <__read_chk@plt+0x3564d8> │ │ │ │ + blls 3bb83c <__read_chk@plt+0x356468> │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf8c99b0c │ │ │ │ - bmi 1dd38b4 <__read_chk@plt+0x1d6e4e0> │ │ │ │ + bmi 1dd3844 <__read_chk@plt+0x1d6e470> │ │ │ │ @ instruction: 0x51bff50d │ │ │ │ tstcc r4, fp, ror #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ stmdals sl, {r0, r3, r6, r7, pc} │ │ │ │ - ldcpl 5, cr15, [pc, #52]! @ 1078f8 <__read_chk@plt+0xa2524> │ │ │ │ + ldcpl 5, cr15, [pc, #52]! @ 107888 <__read_chk@plt+0xa24b4> │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ movwcs r8, #8176 @ 0x1ff0 │ │ │ │ eorsvs pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ movwls r4, #1617 @ 0x651 │ │ │ │ - blls 319158 <__read_chk@plt+0x2b3d84> │ │ │ │ + blls 3190e8 <__read_chk@plt+0x2b3d14> │ │ │ │ @ instruction: 0xf9a8f0da │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ ldrbmi r4, [r0], -r1, lsr #12 │ │ │ │ - bl ff9c565c <__read_chk@plt+0xff960288> │ │ │ │ + ldc 7, cr15, [sl], {93} @ 0x5d │ │ │ │ andcs r9, r0, #4, 22 @ 0x1000 │ │ │ │ ldccs 8, cr15, [r1], {141} @ 0x8d │ │ │ │ @ instruction: 0xd18642b3 │ │ │ │ ldmdavs fp, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 227b24 <__read_chk@plt+0x1c2750> │ │ │ │ + blls 227ab4 <__read_chk@plt+0x1c26e0> │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ ldmdavc fp, {r3, sp, pc} │ │ │ │ svceq 0x0001f013 │ │ │ │ svclt 0x000c4b59 │ │ │ │ subscs r2, r8, #32, 4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ teqpvs lr, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ ldrmi r9, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf75d2201 │ │ │ │ - movwcs lr, #6872 @ 0x1ad8 │ │ │ │ + movwcs lr, #6928 @ 0x1b10 │ │ │ │ @ instruction: 0xf8d7930c │ │ │ │ smlabbcs r0, r0, r2, r3 │ │ │ │ - blne ff905b44 <__read_chk@plt+0xff8a0770> │ │ │ │ + blne ff905ad4 <__read_chk@plt+0xff8a0700> │ │ │ │ ldmvs r8, {r1, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0df4458 │ │ │ │ - @ instruction: 0xf02cff83 │ │ │ │ + @ instruction: 0xf02cff2b │ │ │ │ @ instruction: 0xe787fe53 │ │ │ │ @ instruction: 0xf0e04458 │ │ │ │ - str pc, [r3, sp, ror #17] │ │ │ │ + @ instruction: 0xe783f895 │ │ │ │ @ instruction: 0xf0d94650 │ │ │ │ - blls 406748 <__read_chk@plt+0x3a1374> │ │ │ │ - ble c58364 <__read_chk@plt+0xbf2f90> │ │ │ │ + blls 4066d8 <__read_chk@plt+0x3a1304> │ │ │ │ + ble c582f4 <__read_chk@plt+0xbf2f20> │ │ │ │ @ instruction: 0x46194698 │ │ │ │ @ instruction: 0xf0da4650 │ │ │ │ strmi pc, [r0, #2305] @ 0x901 │ │ │ │ svcge 0x006ef77f │ │ │ │ @ instruction: 0xf75d4650 │ │ │ │ - @ instruction: 0xf640eaa8 │ │ │ │ + @ instruction: 0xf640eae0 │ │ │ │ addsmi r3, r8, #1409286147 @ 0x54000003 │ │ │ │ svcge 0x0066f43f │ │ │ │ @ instruction: 0xf82a2320 │ │ │ │ strb r3, [r1, -r0]! │ │ │ │ addcc pc, r0, #14090240 @ 0xd70000 │ │ │ │ ldrbmi r6, [fp], #-2203 @ 0xfffff765 │ │ │ │ @ instruction: 0xf02c930a │ │ │ │ - blls 247224 <__read_chk@plt+0x1e1e50> │ │ │ │ + blls 2471b4 <__read_chk@plt+0x1e1de0> │ │ │ │ usat r6, #2, sl, asr #16 │ │ │ │ @ instruction: 0xf44f4b38 │ │ │ │ @ instruction: 0x4620623d │ │ │ │ ldrbtmi r9, [fp], #-513 @ 0xfffffdff │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andcs r6, r1, #-134217728 @ 0xf8000000 │ │ │ │ @ instruction: 0xf8cd4619 │ │ │ │ @ instruction: 0xf75da008 │ │ │ │ - @ instruction: 0xe744ea92 │ │ │ │ + strb lr, [r4, -sl, asr #21] │ │ │ │ @ instruction: 0x212d9b0b │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ subne r1, r0, r8, lsl sl │ │ │ │ @ instruction: 0xf960f0c4 │ │ │ │ andcs r4, r1, #46080 @ 0xb400 │ │ │ │ - beq 182100 <__read_chk@plt+0x11cd2c> │ │ │ │ + beq 182090 <__read_chk@plt+0x11ccbc> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ teqpvs lr, #1325400064 @ p-variant is OBSOLETE @ 0x4f000000 │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ - b 2045750 <__read_chk@plt+0x1fe037c> │ │ │ │ + b fee456e0 <__read_chk@plt+0xfede030c> │ │ │ │ @ instruction: 0xf8844620 │ │ │ │ @ instruction: 0xf75d9bdf │ │ │ │ - strmi lr, [r0], ip, ror #20 │ │ │ │ + strmi lr, [r0], r4, lsr #21 │ │ │ │ @ instruction: 0xf0d94620 │ │ │ │ - blls 4066ac <__read_chk@plt+0x3a12d8> │ │ │ │ - bne 70fea8 <__read_chk@plt+0x6aaad4> │ │ │ │ + blls 40663c <__read_chk@plt+0x3a1268> │ │ │ │ + bne 70fe38 <__read_chk@plt+0x6aaa64> │ │ │ │ @ instruction: 0xf946f0c4 │ │ │ │ strmi r4, [r3], -r1, lsr #20 │ │ │ │ teqpvs lr, r8, asr #11 @ p-variant is OBSOLETE │ │ │ │ - bl 218bec <__read_chk@plt+0x1b3818> │ │ │ │ + bl 218b7c <__read_chk@plt+0x1b37a8> │ │ │ │ @ instruction: 0xf75c0008 │ │ │ │ - @ instruction: 0xf884ed80 │ │ │ │ + @ instruction: 0xf884edb8 │ │ │ │ @ instruction: 0xe7199bdf │ │ │ │ andcs r4, r1, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ ldrbtmi sl, [fp], #-4 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0x4619633e │ │ │ │ - b 16c579c <__read_chk@plt+0x16603c8> │ │ │ │ + b fe4c572c <__read_chk@plt+0xfe460358> │ │ │ │ movwls r2, #49925 @ 0xc305 │ │ │ │ @ instruction: 0xf10de77d │ │ │ │ @ instruction: 0x46d40a3c │ │ │ │ @ instruction: 0x4605e6d7 │ │ │ │ ldmdavs sl, {r1, r2, r3, r4, r6, r9, sl, sp, lr, pc} │ │ │ │ - blls 3a1da4 <__read_chk@plt+0x33c9d0> │ │ │ │ + blls 3a1d34 <__read_chk@plt+0x33c960> │ │ │ │ addmi r1, fp, #864256 @ 0xd3000 │ │ │ │ @ instruction: 0xf8cdbfc8 │ │ │ │ @ instruction: 0xf73f801c │ │ │ │ str sl, [r9], -r8, lsr #28 │ │ │ │ - svc 0x00b4f75c │ │ │ │ - mlaseq r1, r0, r2, r7 │ │ │ │ + svc 0x00ecf75c │ │ │ │ + eorseq r7, r1, r0, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r7, r1, lr, ror r2 │ │ │ │ - ldrsbteq r7, [r7], -sl │ │ │ │ - mlaseq r7, r6, r3, r7 │ │ │ │ + eorseq r7, r1, lr, ror #5 │ │ │ │ + eorseq r7, r7, sl, asr #8 │ │ │ │ + eorseq r7, r7, r6, lsl #8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq sp, r5, r8, asr #27 │ │ │ │ - ldrsbteq r6, [r1], -r8 │ │ │ │ - @ instruction: 0x0014a9f8 │ │ │ │ - andseq sp, r5, r6, asr ip │ │ │ │ - andseq r4, r4, r8, lsl #4 │ │ │ │ - eoreq r2, sl, r4, asr #5 │ │ │ │ - andseq sp, r5, r6, asr #23 │ │ │ │ + @ instruction: 0x0015dcdc │ │ │ │ + eorseq r7, r1, r8, asr #32 │ │ │ │ + andseq sl, r4, ip, lsl #18 │ │ │ │ + andseq sp, r5, sl, ror #22 │ │ │ │ + andseq r4, r4, r0, asr r1 │ │ │ │ + eoreq r2, sl, r8, asr #3 │ │ │ │ + @ instruction: 0x0015dada │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0028f8cc │ │ │ │ strmi fp, [sp], -sp, lsr #1 │ │ │ │ stmiane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r2, r7, lsl #12 │ │ │ │ @@ -166324,17 +166296,17 @@ │ │ │ │ ldrls r2, [r1], #-2272 @ 0xfffff720 │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ ldrbtmi r3, [sl], #-2268 @ 0xfffff724 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ @ instruction: 0xf8df0300 │ │ │ │ ldrbtmi r3, [fp], #-2256 @ 0xfffff730 │ │ │ │ - blls eec6f0 <__read_chk@plt+0xe8731c> │ │ │ │ + blls eec680 <__read_chk@plt+0xe872ac> │ │ │ │ @ instruction: 0xf0db930f │ │ │ │ - ldrls pc, [r8], #-2655 @ 0xfffff5a1 │ │ │ │ + ldrls pc, [r8], #-2567 @ 0xfffff5f9 │ │ │ │ strbpl pc, [r0], #-1287 @ 0xfffffaf9 @ │ │ │ │ tstls r9, #0, 6 │ │ │ │ addcs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ tstls sl, #13762560 @ 0xd20000 │ │ │ │ tstls r0, #805306373 @ 0x30000005 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0x462883db │ │ │ │ @@ -166344,105 +166316,105 @@ │ │ │ │ ldrbtmi r4, [fp], #-1542 @ 0xfffff9fa │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r4, lsl #17 │ │ │ │ andls sl, fp, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xf0c6669a │ │ │ │ pkhtbmi pc, r1, r9, asr #21 @ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 727f94 <__read_chk@plt+0x6c2bc0> │ │ │ │ + blls 727f24 <__read_chk@plt+0x6c2b50> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8df82f7 │ │ │ │ ldrbtmi r1, [r9], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xf75c2205 │ │ │ │ - andcs lr, r1, #192, 30 @ 0x300 │ │ │ │ + andcs lr, r1, #248, 30 @ 0x3e0 │ │ │ │ strbmi r4, [r9], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fb2010 │ │ │ │ @ instruction: 0xf8dffea1 │ │ │ │ @ instruction: 0xf04f3864 │ │ │ │ - bls 34ab44 <__read_chk@plt+0x2e5770> │ │ │ │ + bls 34aad4 <__read_chk@plt+0x2e5700> │ │ │ │ cdpvc 4, 9, cr15, cr0, cr15, {2} │ │ │ │ cdpeq 2, 0, cr15, cr0, cr4, {6} │ │ │ │ andge pc, r3, r2, asr r8 @ │ │ │ │ ldmdacc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andsgt pc, ip, sp, asr #17 │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ stmdacc r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ eors pc, r8, sp, asr #17 │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ movwls r2, #33656 @ 0x8378 │ │ │ │ movwls sl, #43798 @ 0xab16 │ │ │ │ @ instruction: 0x4667463b │ │ │ │ - blls 7195d8 <__read_chk@plt+0x6b4204> │ │ │ │ + blls 719568 <__read_chk@plt+0x6b4194> │ │ │ │ ldrdcs lr, [ip, -sp] │ │ │ │ @ instruction: 0xf8942b00 │ │ │ │ svclt 0x000830f4 │ │ │ │ @ instruction: 0xf8c8460a │ │ │ │ ldreq r2, [sl], r8 │ │ │ │ @ instruction: 0xf023bf44 │ │ │ │ @ instruction: 0xf043033c │ │ │ │ - bls 488808 <__read_chk@plt+0x423434> │ │ │ │ + bls 488798 <__read_chk@plt+0x4233c4> │ │ │ │ @ instruction: 0xf884bf48 │ │ │ │ - blls 313f70 <__read_chk@plt+0x2aeb9c> │ │ │ │ + blls 313f00 <__read_chk@plt+0x2aeb2c> │ │ │ │ svclt 0x00084293 │ │ │ │ andle r2, r3, r0, lsl #2 │ │ │ │ svclt 0x00142b00 │ │ │ │ tstcs r1, r2, lsl #2 │ │ │ │ andcs r2, r0, r3, lsl #4 │ │ │ │ ldc2l 0, cr15, [r0], #-584 @ 0xfffffdb8 │ │ │ │ svclt 0x00a22800 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ strle r0, [sp, #-1821]! @ 0xfffff8e3 │ │ │ │ - blcs 12e834 <__read_chk@plt+0xc9460> │ │ │ │ + blcs 12e7c4 <__read_chk@plt+0xc93f0> │ │ │ │ msrhi SPSR_c, r0, asr #32 │ │ │ │ @ instruction: 0x37d0f8df │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ @ instruction: 0xf8dfad21 │ │ │ │ andcs r3, r1, #204, 14 @ 0x3300000 │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0x23289300 │ │ │ │ @ instruction: 0xf75d4619 │ │ │ │ - @ instruction: 0xf8d8e970 │ │ │ │ + @ instruction: 0xf8d8e9a8 │ │ │ │ movwls r3, #192 @ 0xc0 │ │ │ │ movwcs r4, #5672 @ 0x1628 │ │ │ │ stmib sp, {r8, sl, sp}^ │ │ │ │ @ instruction: 0xf1083301 │ │ │ │ stmib sp, {r0, r2, r6, r7, r8, r9}^ │ │ │ │ strls r5, [r3, #-1284] @ 0xfffffafc │ │ │ │ adcpl pc, fp, sp, lsl #17 │ │ │ │ @ instruction: 0x2010f8d8 │ │ │ │ ldrsbtne pc, [ip], r8 @ │ │ │ │ - blx ff9c3c32 <__read_chk@plt+0xff95e85e> │ │ │ │ + blx ff9c3bc2 <__read_chk@plt+0xff95e7ee> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ biceq pc, r3, #-1811939327 @ 0x94000001 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ andcc lr, sl, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0x46404631 │ │ │ │ stc2l 7, cr15, [r8], {255} @ 0xff │ │ │ │ @ instruction: 0x311df894 │ │ │ │ @ instruction: 0xf0134605 │ │ │ │ tstle r6, r0, asr #6 │ │ │ │ addne pc, r0, #212, 16 @ 0xd40000 │ │ │ │ tstls r7, #655360 @ 0xa0000 │ │ │ │ - bne ff5e1f7c <__read_chk@plt+0xff57cba8> │ │ │ │ + bne ff5e1f0c <__read_chk@plt+0xff57cb38> │ │ │ │ svccs 0x00009316 │ │ │ │ sbcshi pc, lr, r0, asr #32 │ │ │ │ @ instruction: 0xf7fc9808 │ │ │ │ @ instruction: 0xf894fde7 │ │ │ │ smmlsreq r8, r4, r0, r3 │ │ │ │ @ instruction: 0xf10dd540 │ │ │ │ andscs r0, sp, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0x465821ff │ │ │ │ - bl ff9c59e4 <__read_chk@plt+0xff960610> │ │ │ │ + ldc 7, cr15, [sl], {92} @ 0x5c │ │ │ │ @ instruction: 0xf8949a18 │ │ │ │ @ instruction: 0xf02330f4 │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ - bcs 114054 <__read_chk@plt+0xaec80> │ │ │ │ + bcs 113fe4 <__read_chk@plt+0xaec10> │ │ │ │ tstphi sp, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x3728f8df │ │ │ │ ldmpl r3, {r0, r3, r9, fp, ip, pc}^ │ │ │ │ stmdals r7, {r0, r1, r2, r8, r9, ip, pc} │ │ │ │ tstpne r3, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ smlabteq r0, r4, r2, pc @ │ │ │ │ ldc2l 7, cr15, [ip], #668 @ 0x29c │ │ │ │ @@ -166453,36 +166425,36 @@ │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ ldrbeq r2, [r2], -r3, lsr #2 │ │ │ │ @ instruction: 0x81b1f100 │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf8d42000 │ │ │ │ ldrbmi r2, [r9], -r0, lsl #5 │ │ │ │ - bleq 183e0c <__read_chk@plt+0x11ea38> │ │ │ │ + bleq 183d9c <__read_chk@plt+0x11e9c8> │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r6, r7, fp, sp, lr}^ │ │ │ │ movweq pc, #4547 @ 0x11c3 @ │ │ │ │ - bleq 142410 <__read_chk@plt+0xdd03c> │ │ │ │ + bleq 1423a0 <__read_chk@plt+0xdcfcc> │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ svccs 0x0000f9bd │ │ │ │ orrshi pc, r6, r0, asr #32 │ │ │ │ @ instruction: 0x0116e9dd │ │ │ │ - blx 644072 <__read_chk@plt+0x5dec9e> │ │ │ │ + blx ff044000 <__read_chk@plt+0xfefdec2c> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8dad033 │ │ │ │ mrscs r3, (UNDEF: 0) │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ stmdacc r2, {r3, r4, fp, sp, lr} │ │ │ │ stc2l 7, cr15, [r0, #-664]! @ 0xfffffd68 │ │ │ │ ssatcc pc, #9, pc, asr #17 @ │ │ │ │ mrcvs 4, 4, r4, cr11, cr11, {3} │ │ │ │ - blcs 121d84 <__read_chk@plt+0xbc9b0> │ │ │ │ + blcs 121d14 <__read_chk@plt+0xbc940> │ │ │ │ adchi pc, r2, r0, asr #32 │ │ │ │ @ instruction: 0xf0c64630 │ │ │ │ - blls 506b28 <__read_chk@plt+0x4a1754> │ │ │ │ + blls 506ab8 <__read_chk@plt+0x4a16e4> │ │ │ │ movwls r4, #1537 @ 0x601 │ │ │ │ ldmib sp, {r1, r4, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff2310 │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, sl, r0, asr #32 │ │ │ │ svccc 0x0001b157 │ │ │ │ strbmi sp, [r0], -r8, lsl #2 │ │ │ │ @@ -166508,15 +166480,15 @@ │ │ │ │ andlt pc, r1, r0, asr r8 @ │ │ │ │ ldmvs fp, {r0, r4, fp, sp, lr}^ │ │ │ │ movwcc r4, #5720 @ 0x1658 │ │ │ │ ldmib r2, {r0, r1, r3, r6, r7, r9, fp, ip}^ │ │ │ │ andls r2, r0, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xf020464a │ │ │ │ @ instruction: 0xf0ddf9c3 │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ msrhi CPSR_fsc, r0, asr #32 │ │ │ │ eorls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf0204658 │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7a71007 │ │ │ │ @ instruction: 0xf8dffa0d │ │ │ │ @ instruction: 0x468335fc │ │ │ │ @@ -166536,15 +166508,15 @@ │ │ │ │ @ instruction: 0x071a3115 │ │ │ │ mvnhi pc, r0, lsl #2 │ │ │ │ ldrne pc, [ip, #2271]! @ 0x8df │ │ │ │ stmdals r8, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ad464e │ │ │ │ ldr pc, [r1, r9, ror #18] │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ - bleq 203f58 <__read_chk@plt+0x19eb84> │ │ │ │ + bleq 203ee8 <__read_chk@plt+0x19eb14> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ andlt pc, ip, r3, asr #17 │ │ │ │ ldc2l 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xf7fc9808 │ │ │ │ @ instruction: 0xf8dafcfd │ │ │ │ andcs r3, r1, #0 │ │ │ │ @@ -166556,30 +166528,30 @@ │ │ │ │ svcge 0x004cf57f │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xf8c34640 │ │ │ │ @ instruction: 0xf7a6b00c │ │ │ │ smuad r2, sp, sp │ │ │ │ ldrtmi r9, [r0], -pc, lsl #22 │ │ │ │ andsne lr, r0, #3620864 @ 0x374000 │ │ │ │ - blx ffd45e68 <__read_chk@plt+0xffce0a94> │ │ │ │ + blx ffd45df8 <__read_chk@plt+0xffce0a24> │ │ │ │ @ instruction: 0xf8942000 │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ @ instruction: 0xf8df30f4 │ │ │ │ @ instruction: 0xf8df254c │ │ │ │ ldrbtmi r3, [sl], #-1296 @ 0xfffffaf0 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rsbshi pc, r3, #64 @ 0x40 │ │ │ │ pop {r0, r2, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ ldrbtmi r3, [fp], #-1328 @ 0xfffffad0 │ │ │ │ @ instruction: 0xf8dfe69d │ │ │ │ - bls 355358 <__read_chk@plt+0x2eff84> │ │ │ │ + bls 3552e8 <__read_chk@plt+0x2eff14> │ │ │ │ movwls r5, #30931 @ 0x78d3 │ │ │ │ vmin.s8 q15, q8, │ │ │ │ addsmi r2, r8, #-2013265917 @ 0x88000003 │ │ │ │ mvnhi pc, r0, lsl #6 │ │ │ │ svcvc 0x0031f5b0 │ │ │ │ stmdacs lr!, {r0, r1, r4, r5, sl, fp, ip, lr, pc}^ │ │ │ │ rschi pc, r7, r0, lsl #6 │ │ │ │ @@ -166649,56 +166621,56 @@ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ @ instruction: 0xf5039a1f │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmvs r9, {r7, r9, ip, sp} │ │ │ │ @ instruction: 0x3071f89d │ │ │ │ andsls r1, pc, #335872 @ 0x52000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls 728620 <__read_chk@plt+0x6c324c> │ │ │ │ + blls 7285b0 <__read_chk@plt+0x6c31dc> │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8998199 │ │ │ │ strbmi r3, [lr], -r0 │ │ │ │ vcge.u32 q10, q9, q5 │ │ │ │ - bls 588bf4 <__read_chk@plt+0x523820> │ │ │ │ + bls 588b84 <__read_chk@plt+0x5237b0> │ │ │ │ svceq 0x0001f013 │ │ │ │ andcc pc, r0, r9, lsl #17 │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ movwcs r3, #5119 @ 0x13ff │ │ │ │ andsls r4, r2, #436207616 @ 0x1a000000 │ │ │ │ ldmdage r5, {r1, r2, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9f4f0dd │ │ │ │ + @ instruction: 0xf99cf0dd │ │ │ │ strb r9, [pc], r8 │ │ │ │ addcc pc, r0, #212, 16 @ 0xd40000 │ │ │ │ andlt pc, ip, r3, asr #17 │ │ │ │ ldc2 7, cr15, [ip, #660]! @ 0x294 │ │ │ │ stmdals r7, {r1, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf7a7213c │ │ │ │ @ instruction: 0x4602fb37 │ │ │ │ andle r2, ip, r8, asr #17 │ │ │ │ andsls r2, r3, ip, lsr r1 │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ vpmax.s8 , q8, │ │ │ │ vaddw.s8 , q2, d3 │ │ │ │ - bls 5c8444 <__read_chk@plt+0x563070> │ │ │ │ + bls 5c83d4 <__read_chk@plt+0x563000> │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ stmdals r7, {r0, r1, r2, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7a7213e │ │ │ │ strmi pc, [r2], -r3, lsr #22 │ │ │ │ andle r2, ip, r8, asr #17 │ │ │ │ andsls r2, r3, lr, lsr r1 │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ vst1.32 {d31-d32}, [pc :256], fp │ │ │ │ vaddw.s8 , q10, d1 │ │ │ │ - bls 5c846c <__read_chk@plt+0x563098> │ │ │ │ + bls 5c83fc <__read_chk@plt+0x563028> │ │ │ │ @ instruction: 0xf7a79807 │ │ │ │ @ instruction: 0xf8dafab3 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ strt r5, [r1], -r0, asr #6 │ │ │ │ @ instruction: 0xf0e03701 │ │ │ │ - @ instruction: 0xf894fa8f │ │ │ │ + @ instruction: 0xf894fa37 │ │ │ │ @ instruction: 0x464e30f4 │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r4, lsl #17 │ │ │ │ @ instruction: 0xf1bbe652 │ │ │ │ @ instruction: 0xf0000fc9 │ │ │ │ @ instruction: 0xf5bb80fa │ │ │ │ @ instruction: 0xf47f7ffa │ │ │ │ @@ -166708,26 +166680,26 @@ │ │ │ │ ldmvs r0, {r7, r9, sp}^ │ │ │ │ svclt 0x00082801 │ │ │ │ svclt 0x000c2f00 │ │ │ │ andcs r2, r0, r1 │ │ │ │ cmpphi r4, r0 @ p-variant is OBSOLETE │ │ │ │ andcs r4, r5, #196, 18 @ 0x310000 │ │ │ │ ldrbtmi r4, [r9], #-1614 @ 0xfffff9b2 │ │ │ │ - ldcl 7, cr15, [r0], #368 @ 0x170 │ │ │ │ - bls 35afd8 <__read_chk@plt+0x2f5c04> │ │ │ │ + stc 7, cr15, [r8, #-368]! @ 0xfffffe90 │ │ │ │ + bls 35af68 <__read_chk@plt+0x2f5b94> │ │ │ │ ldmpl r3, {r0, r9, sl, lr}^ │ │ │ │ tstls r3, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xf79b4618 │ │ │ │ @ instruction: 0xf894fe2d │ │ │ │ @ instruction: 0xf04330f4 │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ @ instruction: 0xe62530f4 │ │ │ │ strbmi r3, [lr], -r1, lsl #14 │ │ │ │ strbmi lr, [r0], -r2, lsr #12 │ │ │ │ - blx ff545f92 <__read_chk@plt+0xff4e0bbe> │ │ │ │ + blx ff545f22 <__read_chk@plt+0xff4e0b4e> │ │ │ │ svcvc 0x0031f5bb │ │ │ │ svcge 0x0013f73f │ │ │ │ svceq 0x006ef1bb │ │ │ │ @ instruction: 0xf1bbdcc5 │ │ │ │ @ instruction: 0xf73f0f63 │ │ │ │ @ instruction: 0xe674aede │ │ │ │ ldrbtmi r4, [r9], #-2482 @ 0xfffff64e │ │ │ │ @@ -166748,64 +166720,64 @@ │ │ │ │ stmibmi r5!, {r0, r2, r4, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ and r4, r8, r9, ror r4 │ │ │ │ @ instruction: 0xf0c54648 │ │ │ │ strmi pc, [r6], -pc, ror #30 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmibmi r1!, {r0, r1, r3, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - stc 7, cr15, [r0], #368 @ 0x170 │ │ │ │ + ldcl 7, cr15, [r8], {92} @ 0x5c │ │ │ │ @ instruction: 0x46034631 │ │ │ │ andscs r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf7fb464e │ │ │ │ ldrb pc, [sp, #2945] @ 0xb81 @ │ │ │ │ and r2, r5, r1, lsl #12 │ │ │ │ @ instruction: 0xf0c54648 │ │ │ │ orrslt pc, r8, r9, asr pc @ │ │ │ │ strcs r4, [r0], -r1, lsl #13 │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ adcmi r6, sl, #10092544 @ 0x9a0000 │ │ │ │ - ldrbcc pc, [pc, #261]! @ 1082a5 <__read_chk@plt+0xa2ed1> @ │ │ │ │ + ldrbcc pc, [pc, #261]! @ 108235 <__read_chk@plt+0xa2e61> @ │ │ │ │ and sp, r5, lr, ror #23 │ │ │ │ @ instruction: 0xf0c54648 │ │ │ │ cmpplt r8, r7, asr #30 @ p-variant is OBSOLETE │ │ │ │ strcs r4, [r0], -r1, lsl #13 │ │ │ │ addcs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ ldmdavs r3, {r0, r8, sl, ip, sp} │ │ │ │ - bne fe7e2504 <__read_chk@plt+0xfe77d130> │ │ │ │ + bne fe7e2494 <__read_chk@plt+0xfe77d0c0> │ │ │ │ ldclle 2, cr4, [r1], #684 @ 0x2ac │ │ │ │ addsle r2, r4, r0, lsl #28 │ │ │ │ ldrbtmi r4, [r9], #-2441 @ 0xfffff677 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stcl 7, cr15, [lr], #-368 @ 0xfffffe90 │ │ │ │ + stc 7, cr15, [r6], #368 @ 0x170 │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xf7fb464e │ │ │ │ str pc, [fp, #2895]! @ 0xb4f │ │ │ │ ldrbtmi r4, [r9], #-2435 @ 0xfffff67d │ │ │ │ ldcls 6, cr14, [r8, #-68] @ 0xffffffbc │ │ │ │ cmnle r6, r0, lsl #26 │ │ │ │ andcs r4, r5, #2113536 @ 0x204000 │ │ │ │ strtmi r2, [r8], -r1, lsl #12 │ │ │ │ @ instruction: 0x96184479 │ │ │ │ - mrrc 7, 5, pc, r8, cr12 @ │ │ │ │ + ldc 7, cr15, [r0], {92} @ 0x5c │ │ │ │ @ instruction: 0x46034632 │ │ │ │ andscs r4, r0, r9, lsr #12 │ │ │ │ - blx fc61f6 <__read_chk@plt+0xf60e22> │ │ │ │ + blx fc6186 <__read_chk@plt+0xf60db2> │ │ │ │ smlalscc pc, r4, r4, r8 @ │ │ │ │ @ instruction: 0xf043464e │ │ │ │ @ instruction: 0xf8840320 │ │ │ │ - str r3, [pc, #244] @ 10830c <__read_chk@plt+0xa2f38> │ │ │ │ + str r3, [pc, #244] @ 10829c <__read_chk@plt+0xa2ec8> │ │ │ │ andcs r4, r5, #1949696 @ 0x1dc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - mcrr 7, 5, pc, r4, cr12 @ │ │ │ │ + ldcl 7, cr15, [ip], #-368 @ 0xfffffe90 │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r2, r0, r0, lsl #2 │ │ │ │ - blx ac621e <__read_chk@plt+0xa60e4a> │ │ │ │ + blx ac61ae <__read_chk@plt+0xa60dda> │ │ │ │ ldr r2, [ip], -r1 │ │ │ │ @ instruction: 0xf0c64648 │ │ │ │ @ instruction: 0xf0c5f8f5 │ │ │ │ @ instruction: 0xf894ff31 │ │ │ │ @ instruction: 0x464e30f4 │ │ │ │ @ instruction: 0xf0439012 │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ @@ -166815,39 +166787,39 @@ │ │ │ │ ldrb pc, [r0, r3, asr #30]! @ │ │ │ │ @ instruction: 0xf7fe4648 │ │ │ │ @ instruction: 0xf894ff17 │ │ │ │ stmdacs r0, {r2, r4, r5, r6, r7, ip, sp} │ │ │ │ @ instruction: 0x4606bf14 │ │ │ │ @ instruction: 0xf043464e │ │ │ │ @ instruction: 0xf8840304 │ │ │ │ - ldrb r3, [pc, #-244] @ 108184 <__read_chk@plt+0xa2db0> │ │ │ │ + ldrb r3, [pc, #-244] @ 108114 <__read_chk@plt+0xa2d40> │ │ │ │ strb r4, [r7, #-1614] @ 0xfffff9b2 │ │ │ │ movwne pc, #53824 @ 0xd240 @ │ │ │ │ movweq pc, #708 @ 0x2c4 @ │ │ │ │ @ instruction: 0xf47f459b │ │ │ │ @ instruction: 0x464eadb8 │ │ │ │ @ instruction: 0xf894e554 │ │ │ │ ldmdals r5, {r0, r2, r4, r8, ip, sp} │ │ │ │ - strle r0, [pc, #-1819]! @ 107b7d <__read_chk@plt+0xa27a9> │ │ │ │ + strle r0, [pc, #-1819]! @ 107b0d <__read_chk@plt+0xa2739> │ │ │ │ ldrbtmi r4, [r9], #-2392 @ 0xfffff6a8 │ │ │ │ @ instruction: 0xf7ac464e │ │ │ │ strb pc, [r9, #-3971] @ 0xfffff07d @ │ │ │ │ andscs r4, r0, r6, asr fp │ │ │ │ andcs r9, r2, #3840 @ 0xf00 │ │ │ │ @ instruction: 0x4629447b │ │ │ │ @ instruction: 0xf0b99400 │ │ │ │ strdcs pc, [r1], -r1 │ │ │ │ ldmdbmi r2, {r0, r1, r2, r3, r4, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r5, #0, 10 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xf75c9518 │ │ │ │ - @ instruction: 0x4629ebf2 │ │ │ │ + strtmi lr, [r9], -sl, lsr #24 │ │ │ │ andcs r4, r1, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf7fb2010 │ │ │ │ - blls 5c6e24 <__read_chk@plt+0x561a50> │ │ │ │ + blls 5c6db4 <__read_chk@plt+0x5619e0> │ │ │ │ fldmiaxle r5, {d2-d1} @ Deprecated │ │ │ │ @ instruction: 0xf0c64648 │ │ │ │ @ instruction: 0xf0c5f8a1 │ │ │ │ mcrrne 14, 15, pc, r3, cr13 @ │ │ │ │ @ instruction: 0xf8999312 │ │ │ │ @ instruction: 0xf0433000 │ │ │ │ @ instruction: 0xf8890301 │ │ │ │ @@ -166858,15 +166830,15 @@ │ │ │ │ ldmdavc r3!, {r0, r1, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ movweq pc, #24579 @ 0x6003 @ │ │ │ │ @ instruction: 0xd1282b02 │ │ │ │ @ instruction: 0x2e0069f6 │ │ │ │ @ instruction: 0xe6ead1f7 │ │ │ │ ldrbtmi r4, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, r9, sl, fp, sp, lr} │ │ │ │ - blls 4f4910 <__read_chk@plt+0x48f53c> │ │ │ │ + blls 4f48a0 <__read_chk@plt+0x48f4cc> │ │ │ │ ldmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7ff1210 │ │ │ │ ldr pc, [sp, #2191] @ 0x88f │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmdavc r3!, {r2, r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf57f0799 │ │ │ │ @ instruction: 0x464eacfd │ │ │ │ @@ -166874,88 +166846,88 @@ │ │ │ │ @ instruction: 0xf86ef0c6 │ │ │ │ strmi r9, [r1], -pc, lsl #22 │ │ │ │ ldmdals r2, {r8, r9, ip, pc} │ │ │ │ tstcs r0, #3620864 @ 0x374000 │ │ │ │ @ instruction: 0xffdef7fe │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ strbmi sl, [lr], -r7, lsl #27 │ │ │ │ - bcc 18170c <__read_chk@plt+0x11c338> │ │ │ │ + bcc 18169c <__read_chk@plt+0x11c2c8> │ │ │ │ ubfx sp, r4, #3, #7 │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ strcs r4, [r1, -lr, asr #12] │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf75ce4ea │ │ │ │ - stmdacs r0, {r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [fp, #-508]! @ 0xfffffe04 │ │ │ │ ldrb r4, [r7], #1614 @ 0x64e │ │ │ │ - andseq sp, r5, r2, ror #22 │ │ │ │ - eorseq r6, r1, lr, asr #27 │ │ │ │ + andseq sp, r5, r6, ror sl │ │ │ │ + eorseq r6, r1, lr, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r6, [r1], -lr │ │ │ │ - ldrshteq r6, [r7], -r2 │ │ │ │ - andseq sp, r5, sl, lsl fp │ │ │ │ + eorseq r6, r1, lr, lsr #28 │ │ │ │ + eorseq r6, r7, r2, ror #30 │ │ │ │ + andseq sp, r5, lr, lsr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r9, ror #17 │ │ │ │ andeq r0, r0, r9, lsr #17 │ │ │ │ - andseq r9, r6, ip, lsr #9 │ │ │ │ - andseq sp, r5, sl, asr #21 │ │ │ │ + andseq r9, r6, r0, asr #7 │ │ │ │ + @ instruction: 0x0015d9de │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - eorseq r6, r7, r0, ror #25 │ │ │ │ + eorseq r6, r7, r0, asr sp │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r8, lsr #24 │ │ │ │ - @ instruction: 0x0018dabc │ │ │ │ - eorseq r6, r1, r2, lsl #20 │ │ │ │ - andseq sp, r5, r2, ror #14 │ │ │ │ + mlaseq r7, r8, ip, r6 │ │ │ │ + @ instruction: 0x0018d9d0 │ │ │ │ + eorseq r6, r1, r2, ror sl │ │ │ │ + andseq sp, r5, r6, ror r6 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ - andseq sp, r5, lr, lsl #12 │ │ │ │ + andseq sp, r5, r2, lsr #10 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - andseq sp, r5, sl, ror #10 │ │ │ │ - @ instruction: 0x00142bb8 │ │ │ │ - andseq r2, r4, r8, asr fp │ │ │ │ - andseq r2, r4, ip, lsr #22 │ │ │ │ - andseq r2, r4, r6, lsl fp │ │ │ │ - andseq r2, r4, lr, asr #8 │ │ │ │ - andseq sp, r5, r8, lsl #9 │ │ │ │ - andseq sp, r5, lr, asr #5 │ │ │ │ + andseq sp, r5, lr, ror r4 │ │ │ │ + andseq r2, r4, r0, lsl #22 │ │ │ │ + andseq r2, r4, r0, lsr #21 │ │ │ │ + andseq r2, r4, r4, ror sl │ │ │ │ + andseq r2, r4, lr, asr sl │ │ │ │ mulseq r4, r6, r3 │ │ │ │ - andseq sp, r5, r4, ror r3 │ │ │ │ - andseq sp, r5, lr, ror r3 │ │ │ │ - andseq sp, r8, sl, asr #11 │ │ │ │ - ldrsbteq r6, [r7], -r6 │ │ │ │ + mulseq r5, ip, r3 │ │ │ │ + andseq sp, r5, r2, ror #3 │ │ │ │ + @ instruction: 0x001422de │ │ │ │ + andseq sp, r5, r8, lsl #5 │ │ │ │ + mulseq r5, r2, r2 │ │ │ │ + @ instruction: 0x0018d4de │ │ │ │ + eorseq r6, r7, r6, asr #14 │ │ │ │ movwcs r4, #2569 @ 0xa09 │ │ │ │ ldrbtmi r4, [sl], #-2057 @ 0xfffff7f7 │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ mcrvs 8, 4, r5, cr10, cr0, {0} │ │ │ │ @ instruction: 0xf5006800 │ │ │ │ @ instruction: 0xf89c5c40 │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf88c0110 │ │ │ │ ldmdavs r1, {r2, r4, r5, r6, r7, ip}^ │ │ │ │ stmialt r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r6, r1, lr, ror #8 │ │ │ │ + ldrsbteq r6, [r1], -lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ - ldrsbteq r6, [r7], -r6 │ │ │ │ + eorseq r6, r7, r6, asr #12 │ │ │ │ movwcs r4, #2569 @ 0xa09 │ │ │ │ ldrbtmi r4, [sl], #-2057 @ 0xfffff7f7 │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ mcrvs 8, 4, r5, cr10, cr0, {0} │ │ │ │ @ instruction: 0xf5006800 │ │ │ │ @ instruction: 0xf89c5c40 │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf88c0110 │ │ │ │ ldmdavs r1, {r2, r4, r5, r6, r7, ip}^ │ │ │ │ stmialt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r6, r1, sl, lsr r4 │ │ │ │ + eorseq r6, r1, sl, lsr #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r6, r7, r2, lsr #11 │ │ │ │ + eorseq r6, r7, r2, lsl r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq ff3467b8 <__read_chk@plt+0xff2e13e4> │ │ │ │ + bleq ff346748 <__read_chk@plt+0xff2e1374> │ │ │ │ ldcmi 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4690 │ │ │ │ @ instruction: 0x469928f8 │ │ │ │ ldmcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [sl], #-1551 @ 0xfffff9f1 │ │ │ │ ldrtne pc, [r8], #-2269 @ 0xfffff723 @ │ │ │ │ mrcge 1, 0, r9, cr13, cr4, {0} │ │ │ │ @@ -166964,32 +166936,32 @@ │ │ │ │ ldrbtmi r2, [r9], #-2 │ │ │ │ ldmdavs fp, {r1, r3, r4, r5, r9, sl, lr} │ │ │ │ strcc pc, [ip], #-2253 @ 0xfffff733 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstls r1, #2063597568 @ 0x7b000000 │ │ │ │ eorsvs r2, r3, r0, lsl #6 │ │ │ │ - stc2l 0, cr15, [r2, #-872]! @ 0xfffffc98 │ │ │ │ + stc2 0, cr15, [sl, #-872] @ 0xfffffc98 │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ @ instruction: 0x462c8312 │ │ │ │ vstrcs s12, [r0, #-180] @ 0xffffff4c │ │ │ │ - blge 9bccc8 <__read_chk@plt+0x9578f4> │ │ │ │ + blge 9bcc58 <__read_chk@plt+0x957884> │ │ │ │ @ instruction: 0x46419a14 │ │ │ │ tstls r7, #24, 12 @ 0x1800000 │ │ │ │ ldc2 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ stmdacs r0, {r0, r2, r3, ip, pc} │ │ │ │ movwhi pc, #57344 @ 0xe000 @ │ │ │ │ stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf10d46ab │ │ │ │ - blx 2caf4e <__read_chk@plt+0x265b7a> │ │ │ │ + blx 2caede <__read_chk@plt+0x265b0a> │ │ │ │ strbmi r8, [r0], -r8, lsl #16 │ │ │ │ - ldc2 0, cr15, [r2, #-900] @ 0xfffffc7c │ │ │ │ + ldc2 0, cr15, [sl], #900 @ 0x384 │ │ │ │ strtmi r4, [r9], -r2, asr #12 │ │ │ │ @ instruction: 0x46d86030 │ │ │ │ - svc 0x0094f75b │ │ │ │ + svc 0x00ccf75b │ │ │ │ @ instruction: 0x960a6835 │ │ │ │ and r4, r5, r6, asr r6 │ │ │ │ @ instruction: 0xf10b60ac │ │ │ │ strcc r0, [ip, #-2817] @ 0xfffff4ff │ │ │ │ mvnslt r6, r4, ror #19 │ │ │ │ @ instruction: 0xf0127822 │ │ │ │ mvnsle r0, r2, lsl #20 │ │ │ │ @@ -167015,247 +166987,247 @@ │ │ │ │ @ instruction: 0xf0000f02 │ │ │ │ @ instruction: 0xf8df834a │ │ │ │ mrrcge 8, 1, r3, r3, cr8 @ │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf8cd23c8 │ │ │ │ ldrmi r8, [r9], -r4 │ │ │ │ - ldc 7, cr15, [lr], {92} @ 0x5c │ │ │ │ + ldcl 7, cr15, [r6], {92} @ 0x5c │ │ │ │ stmdacc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 559e20 <__read_chk@plt+0x4f4a4c> │ │ │ │ + bls 559db0 <__read_chk@plt+0x4f49dc> │ │ │ │ cmncs lr, r0, lsl #8 │ │ │ │ rsbscs r5, r8, #13828096 @ 0xd30000 │ │ │ │ movwls r9, #41984 @ 0xa400 │ │ │ │ ldc2 7, cr15, [sl, #-860] @ 0xfffffca4 │ │ │ │ @ instruction: 0xf000286e │ │ │ │ ldmdacs r8!, {r3, r5, r7, r8, r9, pc}^ │ │ │ │ cmpphi r2, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ @ instruction: 0xf75f9817 │ │ │ │ - ldmdavs r3!, {r0, r1, r2, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r2, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630b113 │ │ │ │ - blx ec4952 <__read_chk@plt+0xe5f57e> │ │ │ │ + blx ff8c48e0 <__read_chk@plt+0xff85f50c> │ │ │ │ @ instruction: 0x37d0f8df │ │ │ │ ldmpl r3, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ movwcs r2, #244 @ 0xf4 │ │ │ │ @ instruction: 0xf75c930c │ │ │ │ - blls 643308 <__read_chk@plt+0x5ddf34> │ │ │ │ + blls 643378 <__read_chk@plt+0x5ddfa4> │ │ │ │ stmdavs r3, {r2, r3, r4, fp, ip, sp, lr} │ │ │ │ andscc pc, r4, r3, lsr r8 @ │ │ │ │ @ instruction: 0xf100059b │ │ │ │ ldmdbls r4, {r2, r4, r5, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xf8df2332 │ │ │ │ stcge 7, cr2, [r5, #640] @ 0x280 │ │ │ │ strtmi r3, [r8], -r1, lsl #2 │ │ │ │ tstls r3, sl, ror r4 │ │ │ │ teqcs r0, r0, lsl #4 │ │ │ │ tstls r2, r1, lsl #4 │ │ │ │ ldrmi r9, [r9], -r1, lsl #8 │ │ │ │ - mrrc 7, 5, pc, sl, cr12 @ │ │ │ │ - blcs 12f254 <__read_chk@plt+0xc9e80> │ │ │ │ + ldc 7, cr15, [r2], {92} @ 0x5c │ │ │ │ + blcs 12f1e4 <__read_chk@plt+0xc9e10> │ │ │ │ @ instruction: 0x83aaf000 │ │ │ │ @ instruction: 0x377cf8df │ │ │ │ tstcs r3, r4, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-5 │ │ │ │ @ instruction: 0xf0b99500 │ │ │ │ @ instruction: 0xf04ffe2f │ │ │ │ ldrsh r3, [fp], #15 │ │ │ │ @ instruction: 0x0768f8df │ │ │ │ strbmi r4, [r1], -r2, asr #12 │ │ │ │ @ instruction: 0xf77c4478 │ │ │ │ - strmi pc, [r7], -r3, lsl #18 │ │ │ │ + strmi pc, [r7], -r1, lsl #18 │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ - blcs 122724 <__read_chk@plt+0xbd350> │ │ │ │ + blcs 1226b4 <__read_chk@plt+0xbd2e0> │ │ │ │ rsbhi pc, pc, #0 │ │ │ │ - bleq 444a6c <__read_chk@plt+0x3df698> │ │ │ │ + bleq 4449fc <__read_chk@plt+0x3df628> │ │ │ │ @ instruction: 0x374cf8df │ │ │ │ eorlt pc, r8, sp, asr #17 │ │ │ │ ldrbtmi r4, [fp], #-1715 @ 0xfffff94d │ │ │ │ @ instruction: 0xf8df9316 │ │ │ │ ldrls r3, [r2, -r4, asr #14] │ │ │ │ tstls r5, #2063597568 @ 0x7b000000 │ │ │ │ movwls r2, #49920 @ 0xc300 │ │ │ │ @ instruction: 0xf8539b0a │ │ │ │ - blcs 117694 <__read_chk@plt+0xb22c0> │ │ │ │ + blcs 117624 <__read_chk@plt+0xb2250> │ │ │ │ stmdbls lr, {r4, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf8529a0a │ │ │ │ stmdbcs r0, {r2, r3, sl, fp, sp} │ │ │ │ sbchi pc, r4, r0, asr #32 │ │ │ │ stcls 1, cr11, [sl], {162} @ 0xa2 │ │ │ │ @ instruction: 0xf8542201 │ │ │ │ movwls r3, #48136 @ 0xbc08 │ │ │ │ - blls 459f08 <__read_chk@plt+0x3f4b34> │ │ │ │ - blls 4a2c08 <__read_chk@plt+0x43d834> │ │ │ │ + blls 459e98 <__read_chk@plt+0x3f4ac4> │ │ │ │ + blls 4a2b98 <__read_chk@plt+0x43d7c4> │ │ │ │ movwcc lr, #2509 @ 0x9cd │ │ │ │ - blx b4479a <__read_chk@plt+0xadf3c6> │ │ │ │ + blx b4472a <__read_chk@plt+0xadf356> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 429390 <__read_chk@plt+0x3c3fbc> │ │ │ │ + blls 429320 <__read_chk@plt+0x3c3f4c> │ │ │ │ movwls r3, #49921 @ 0xc301 │ │ │ │ stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ @ instruction: 0xf0356898 │ │ │ │ - blls 3c7dac <__read_chk@plt+0x3629d8> │ │ │ │ + blls 3c7d3c <__read_chk@plt+0x362968> │ │ │ │ stmdacs r1, {r7, r9, sl, lr} │ │ │ │ stcvc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ cmpphi sl, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ strcs r9, [r2], -sp, lsl #22 │ │ │ │ andne lr, r3, #3522560 @ 0x35c000 │ │ │ │ - blls 522c40 <__read_chk@plt+0x4bd86c> │ │ │ │ + blls 522bd0 <__read_chk@plt+0x4bd7fc> │ │ │ │ svclt 0x00d82b01 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ msrhi (UNDEF: 57), r0 │ │ │ │ strls r2, [r2], -r0, lsl #6 │ │ │ │ strls sl, [r3], #-3100 @ 0xfffff3e4 │ │ │ │ strls r6, [r1, #-2493] @ 0xfffff643 │ │ │ │ smlsdxls r0, pc, r9, r6 @ │ │ │ │ - blx 1d447e0 <__read_chk@plt+0x1cdf40c> │ │ │ │ + blx 1d44770 <__read_chk@plt+0x1cdf39c> │ │ │ │ @ instruction: 0xf1b94681 │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ - blls 4289d4 <__read_chk@plt+0x3c3600> │ │ │ │ + blls 428964 <__read_chk@plt+0x3c3590> │ │ │ │ @ instruction: 0xf1032e02 │ │ │ │ movwls r0, #49921 @ 0xc301 │ │ │ │ teqphi sl, r0 @ p-variant is OBSOLETE │ │ │ │ movwcc r9, #51978 @ 0xcb0a │ │ │ │ - blls 3ad348 <__read_chk@plt+0x347f74> │ │ │ │ + blls 3ad2d8 <__read_chk@plt+0x347f04> │ │ │ │ stccc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ @ instruction: 0xd1ae2b00 │ │ │ │ ldrbmi r9, [lr], -ip, lsl #22 │ │ │ │ - blcs 130378 <__read_chk@plt+0xcafa4> │ │ │ │ + blcs 130308 <__read_chk@plt+0xcaf34> │ │ │ │ andhi pc, r3, #0 │ │ │ │ @ instruction: 0xf10d9b0d │ │ │ │ andcs r0, r0, #148, 16 @ 0x940000 │ │ │ │ ldrmi r2, [r1], -r1, lsl #10 │ │ │ │ movwls r6, #43355 @ 0xa95b │ │ │ │ andls r4, r0, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf8c84643 │ │ │ │ strls r2, [r1, #-0] │ │ │ │ @ instruction: 0xf918f039 │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ movwhi pc, #45120 @ 0xb040 @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df82fc │ │ │ │ - bls 55604c <__read_chk@plt+0x4f0c78> │ │ │ │ + bls 555fdc <__read_chk@plt+0x4f0c08> │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ ldmdals r7, {r2, r3, r7, pc} │ │ │ │ - @ instruction: 0xf9a2f75f │ │ │ │ + @ instruction: 0xf9daf75f │ │ │ │ tstlt r3, r3, lsr r8 │ │ │ │ @ instruction: 0xf0e14630 │ │ │ │ - stmdavs fp!, {r0, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r0, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ - blls 534428 <__read_chk@plt+0x4cf054> │ │ │ │ + blls 5343b8 <__read_chk@plt+0x4cefe4> │ │ │ │ vqrdmulh.s d18, d0, d0 │ │ │ │ - blls 528eb8 <__read_chk@plt+0x4c3ae4> │ │ │ │ + blls 528e48 <__read_chk@plt+0x4c3a74> │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8df8262 │ │ │ │ ldrbtmi r3, [fp], #-1528 @ 0xfffffa08 │ │ │ │ mrrcge 10, 0, r9, r3, cr13 │ │ │ │ ldrbeq pc, [r0, #2271]! @ 0x8df @ │ │ │ │ ldrbtmi r6, [r8], #-2258 @ 0xfffff72e │ │ │ │ adccs r9, sl, #4, 4 @ 0x40000000 │ │ │ │ biccs r9, r8, #134217728 @ 0x8000000 │ │ │ │ ldrmi r9, [r9], -r3, lsl #4 │ │ │ │ andls r9, r1, #16, 20 @ 0x10000 │ │ │ │ andls r2, r0, r1, lsl #4 │ │ │ │ @ instruction: 0xf75c4620 │ │ │ │ - andcs lr, r4, #120832 @ 0x1d800 │ │ │ │ + andcs lr, r4, #178176 @ 0x2b800 │ │ │ │ @ instruction: 0x46234610 │ │ │ │ @ instruction: 0xf7fb4611 │ │ │ │ andcs pc, r1, r3, asr #16 │ │ │ │ strbcs pc, [r4, #2271] @ 0x8df @ │ │ │ │ strcc pc, [ip, #2271] @ 0x8df │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #8 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, r8, #64 @ 0x40 │ │ │ │ ldcmi 2, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bls 3b4560 <__read_chk@plt+0x34f18c> │ │ │ │ + bls 3b44f0 <__read_chk@plt+0x34f11c> │ │ │ │ andls r3, sl, #12, 4 @ 0xc0000000 │ │ │ │ stccc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0xf852af7b │ │ │ │ ldrb r2, [r1, ip, lsl #24]! │ │ │ │ - blmi 742fb0 <__read_chk@plt+0x6ddbdc> │ │ │ │ + blmi 742f40 <__read_chk@plt+0x6ddb6c> │ │ │ │ cdpls 3, 0, cr2, cr13, cr0, {0} │ │ │ │ svcls 0x000f2504 │ │ │ │ ldmdbvs r0!, {r0, r5, fp, sp, lr}^ │ │ │ │ mcrvs 8, 4, r6, cr4, cr10, {1} │ │ │ │ andls r6, r0, #139460608 @ 0x8500000 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwls r3, #4866 @ 0x1302 │ │ │ │ - blx 1644946 <__read_chk@plt+0x15df572> │ │ │ │ + blx 16448d6 <__read_chk@plt+0x15df502> │ │ │ │ @ instruction: 0x46056973 │ │ │ │ @ instruction: 0x669c4638 │ │ │ │ stc2 0, cr15, [lr], #-468 @ 0xfffffe2c │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ @ instruction: 0xf75caf55 │ │ │ │ - stmdavs r0, {r4, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r3, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0d59f12 │ │ │ │ @ instruction: 0xf8dfffb5 │ │ │ │ andcs r3, r5, #72, 10 @ 0x12000000 │ │ │ │ mrscs r9, (UNDEF: 3) │ │ │ │ @ instruction: 0x4610447b │ │ │ │ @ instruction: 0xf0b9465e │ │ │ │ @ instruction: 0xf8dffd05 │ │ │ │ strcs r3, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ ldmpl r5, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ andcs sl, r1, r4, ror pc │ │ │ │ - @ instruction: 0xf992f77c │ │ │ │ + @ instruction: 0xf990f77c │ │ │ │ @ instruction: 0xf035e76f │ │ │ │ mrcge 10, 0, APSR_nzcv, cr15, cr7, {7} │ │ │ │ @ instruction: 0xf0e14682 │ │ │ │ - @ instruction: 0xf8dffb3b │ │ │ │ + @ instruction: 0xf8dffae3 │ │ │ │ @ instruction: 0xf04f3514 │ │ │ │ - bls 54acbc <__read_chk@plt+0x4e58e8> │ │ │ │ + bls 54ac4c <__read_chk@plt+0x4e5878> │ │ │ │ eorsvs sl, r0, r5, lsr #24 │ │ │ │ andls pc, r0, r0, lsl #17 │ │ │ │ ldmpl r3, {r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ ldmdavs r3!, {r0, r2, r5, r8, fp, ip, sp} │ │ │ │ stccs 8, cr15, [r4], {82} @ 0x52 │ │ │ │ @ instruction: 0x3327e9cd │ │ │ │ @ instruction: 0xf10a6891 │ │ │ │ ldrmi r3, [r3], #-767 @ 0xfffffd01 │ │ │ │ @ instruction: 0x9329464a │ │ │ │ @ instruction: 0xf103464b │ │ │ │ - blls b478c8 <__read_chk@plt+0xae24f4> │ │ │ │ + blls b476f8 <__read_chk@plt+0xae2324> │ │ │ │ ldrbne pc, [ip], #2271 @ 0x8df @ │ │ │ │ andls pc, r0, r3, lsl #17 │ │ │ │ ldmdavs r0!, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ - blx fecc4c04 <__read_chk@plt+0xfec5f830> │ │ │ │ + blx fecc4b94 <__read_chk@plt+0xfec5f7c0> │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ msrhi CPSR_x, r0, asr #32 │ │ │ │ - blge fe2629d8 <__read_chk@plt+0xfe1fd604> │ │ │ │ + blge fe262968 <__read_chk@plt+0xfe1fd594> │ │ │ │ vst1.8 {d20-d22}, [pc :128], r1 │ │ │ │ @ instruction: 0x461872fa │ │ │ │ - bl ff446684 <__read_chk@plt+0xff3e12b0> │ │ │ │ + stc 7, cr15, [r4], {92} @ 0x5c │ │ │ │ andcs r4, r0, #3145728 @ 0x300000 │ │ │ │ movwls r4, #46640 @ 0xb630 │ │ │ │ mvnscs pc, r3, lsl #17 │ │ │ │ - @ instruction: 0xf98af0e1 │ │ │ │ + @ instruction: 0xf932f0e1 │ │ │ │ @ instruction: 0xf8539b0a │ │ │ │ - blls 46793c <__read_chk@plt+0x402568> │ │ │ │ + blls 4678cc <__read_chk@plt+0x4024f8> │ │ │ │ andne lr, r3, #3522560 @ 0x35c000 │ │ │ │ - blls 522e94 <__read_chk@plt+0x4bdac0> │ │ │ │ - blls 3d353c <__read_chk@plt+0x36e168> │ │ │ │ + blls 522e24 <__read_chk@plt+0x4bda50> │ │ │ │ + blls 3d34cc <__read_chk@plt+0x36e0f8> │ │ │ │ ldrmi sp, [ip], r6, lsr #24 │ │ │ │ ldrmi r2, [r3], -r1, lsl #12 │ │ │ │ tstcs r0, sl, lsl #12 │ │ │ │ smlabtne r7, sp, r9, lr │ │ │ │ smlabtne r5, sp, r9, lr │ │ │ │ @ instruction: 0x9603ac1c │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ @@ -167265,591 +167237,591 @@ │ │ │ │ mrc2 0, 2, pc, cr4, cr9, {1} │ │ │ │ strb r4, [ip], r1, lsl #13 │ │ │ │ stmvs r3, {r3, r4, r5, r7, fp, sp, lr} │ │ │ │ ldmdavc fp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ orrsle r2, r8, r0, lsl #22 │ │ │ │ andcs sl, r0, #136192 @ 0x21400 │ │ │ │ andsvc r9, sl, r0, lsl ip │ │ │ │ - bls 453984 <__read_chk@plt+0x3ee5b0> │ │ │ │ + bls 453914 <__read_chk@plt+0x3ee540> │ │ │ │ ldmib r7, {r4, r6, r8, fp, sp, lr}^ │ │ │ │ ldclle 2, cr1, [r8, #12] │ │ │ │ ldrt r2, [r0], r1, lsl #12 │ │ │ │ streq pc, [r1, #-264] @ 0xfffffef8 │ │ │ │ strtmi r0, [r8], -sp, lsr #1 │ │ │ │ - blx ff344d1c <__read_chk@plt+0xff2df948> │ │ │ │ + blx 1d44cac <__read_chk@plt+0x1cdf8d8> │ │ │ │ strbmi r4, [r9], -sl, lsr #12 │ │ │ │ andsls sl, lr, lr, lsl fp │ │ │ │ @ instruction: 0xf75b930f │ │ │ │ - blls 3c3ed0 <__read_chk@plt+0x35eafc> │ │ │ │ + blls 3c3f40 <__read_chk@plt+0x35eb6c> │ │ │ │ stccc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ svccs 0x0000689f │ │ │ │ svcge 0x0044f43f │ │ │ │ strbmi sl, [r8], r5, lsl #23 │ │ │ │ - beq 2044df0 <__read_chk@plt+0x1fdfa1c> │ │ │ │ + beq 2044d80 <__read_chk@plt+0x1fdf9ac> │ │ │ │ stmib sp, {r1, r2, r3, r4, r9, sl, lr}^ │ │ │ │ and r4, pc, r8, lsl fp @ │ │ │ │ andhi pc, r0, r6, lsl #17 │ │ │ │ ldrtmi r9, [r0], -pc, lsl #22 │ │ │ │ @ instruction: 0xf0fa681c │ │ │ │ - blls 407bb8 <__read_chk@plt+0x3a27e4> │ │ │ │ + blls 4079e8 <__read_chk@plt+0x3a2614> │ │ │ │ andeq pc, r9, r4, asr #16 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ svccs 0x000061df │ │ │ │ svcge 0x002af43f │ │ │ │ smladxls fp, fp, r6, r4 │ │ │ │ @ instruction: 0xf8c369ff │ │ │ │ ldmvs fp, {r2, r3, r4, pc} │ │ │ │ rscle r2, r7, r0, lsl #22 │ │ │ │ - blcs 126a64 <__read_chk@plt+0xc1690> │ │ │ │ + blcs 1269f4 <__read_chk@plt+0xc1620> │ │ │ │ @ instruction: 0xf8ddd0e4 │ │ │ │ stcge 0, cr11, [r5], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xf0354658 │ │ │ │ strmi pc, [r5], -r9, asr #20 │ │ │ │ @ instruction: 0xf0e19013 │ │ │ │ - blmi ffcc7444 <__read_chk@plt+0xffc62070> │ │ │ │ - bls 5503b8 <__read_chk@plt+0x4eafe4> │ │ │ │ + blmi ffcc7274 <__read_chk@plt+0xffc61ea0> │ │ │ │ + bls 550348 <__read_chk@plt+0x4eaf74> │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ ldmpl r3, {r5, r9, sl, lr}^ │ │ │ │ ldrdcs pc, [r0], -sl │ │ │ │ stmdacc r5!, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ strmi r2, [sl], #-551 @ 0xfffffdd9 │ │ │ │ eorls r4, r9, #93323264 @ 0x5900000 │ │ │ │ @ instruction: 0xf103461a │ │ │ │ - blls b47778 <__read_chk@plt+0xae23a4> │ │ │ │ + blls b475a8 <__read_chk@plt+0xae21d4> │ │ │ │ @ instruction: 0xf8839916 │ │ │ │ @ instruction: 0xf8da8000 │ │ │ │ @ instruction: 0xf0c20000 │ │ │ │ strmi pc, [r3], r7, lsl #20 │ │ │ │ @ instruction: 0xf8dab968 │ │ │ │ strtmi r4, [r1], -r0 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf75c4630 │ │ │ │ - ldrbmi lr, [r0], -r8, lsr #22 │ │ │ │ + ldrbmi lr, [r0], -r0, ror #22 │ │ │ │ mvnshi pc, r6, lsl #17 │ │ │ │ - @ instruction: 0xf8e8f0e1 │ │ │ │ + @ instruction: 0xf890f0e1 │ │ │ │ strmi lr, [r4], -lr, lsr #15 │ │ │ │ ldrvc lr, [sl], -sp, asr #19 │ │ │ │ - blcs aa6b00 <__read_chk@plt+0xa4172c> │ │ │ │ + blcs aa6a90 <__read_chk@plt+0xa416bc> │ │ │ │ @ instruction: 0xf8dad008 │ │ │ │ adcmi r3, r3, #0 │ │ │ │ @ instruction: 0xf814d038 │ │ │ │ stccc 12, cr3, [r1], {1} │ │ │ │ mvnsle r2, r6, lsr #22 │ │ │ │ @ instruction: 0xf04f4625 │ │ │ │ svcge 0x00200320 │ │ │ │ - blcc 186aa8 <__read_chk@plt+0x1216d4> │ │ │ │ + blcc 186a38 <__read_chk@plt+0x121664> │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ @ instruction: 0xf75c4628 │ │ │ │ - bge 9832dc <__read_chk@plt+0x91df08> │ │ │ │ + bge 98334c <__read_chk@plt+0x91df78> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - @ instruction: 0xfffcf103 │ │ │ │ + @ instruction: 0xffa4f103 │ │ │ │ eorls r2, r0, r0, asr #6 │ │ │ │ @ instruction: 0xf88b220c │ │ │ │ ldrbmi r3, [r8], -r0 │ │ │ │ @ instruction: 0xf8da9e13 │ │ │ │ - blls 64cac0 <__read_chk@plt+0x5e76ec> │ │ │ │ + blls 64ca50 <__read_chk@plt+0x5e767c> │ │ │ │ smlatbeq r1, fp, fp, lr │ │ │ │ @ instruction: 0xf0c11a71 │ │ │ │ qasxmi pc, r8, r9 @ │ │ │ │ - ldmib r6!, {r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b cc67d0 <__read_chk@plt+0xc613fc> │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ strmi r9, [r2], -r0, lsr #22 │ │ │ │ strtmi r1, [r8], -r9, ror #20 │ │ │ │ @ instruction: 0xf0c11a71 │ │ │ │ - blls 948798 <__read_chk@plt+0x8e33c4> │ │ │ │ + blls 948728 <__read_chk@plt+0x8e3354> │ │ │ │ sbcle r2, r3, r0, lsl #22 │ │ │ │ @ instruction: 0xf0e14638 │ │ │ │ - ldr pc, [pc, r5, lsr #17]! │ │ │ │ + ldr pc, [pc, sp, asr #16]! │ │ │ │ @ instruction: 0x761ae9dd │ │ │ │ - blge 9c29ac <__read_chk@plt+0x95d5d8> │ │ │ │ + blge 9c293c <__read_chk@plt+0x95d568> │ │ │ │ @ instruction: 0x46419a14 │ │ │ │ tstls r7, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xf926f7fd │ │ │ │ stmdacs r0, {r0, r2, r3, ip, pc} │ │ │ │ addshi pc, r6, r0, asr #32 │ │ │ │ - @ instruction: 0xf75e9817 │ │ │ │ - ldmdavs r0!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf75f9817 │ │ │ │ + ldmdavs r0!, {r0, r1, r2, r4, fp, ip, sp, lr, pc} │ │ │ │ rsble r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf0e14630 │ │ │ │ - blmi fe946d54 <__read_chk@plt+0xfe8e1980> │ │ │ │ + blmi fe946b84 <__read_chk@plt+0xfe8e17b0> │ │ │ │ ldmpl r3, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8830204 │ │ │ │ strdcs r2, [r0], -r4 │ │ │ │ - blmi fe7824b4 <__read_chk@plt+0xfe71d0e0> │ │ │ │ + blmi fe782444 <__read_chk@plt+0xfe71d070> │ │ │ │ ldmpl r5, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ ldrmi r2, [ip], -r0, lsl #6 │ │ │ │ ldr r9, [fp], -ip, lsl #6 │ │ │ │ strmi r4, [r4], -r1, lsr #23 │ │ │ │ eorshi pc, ip, sp, asr #17 │ │ │ │ movwls r4, #46203 @ 0xb47b │ │ │ │ - blcs aa6be4 <__read_chk@plt+0xa41810> │ │ │ │ + blcs aa6b74 <__read_chk@plt+0xa417a0> │ │ │ │ ldmdavs r3!, {r0, r1, r2, ip, lr, pc} │ │ │ │ eorsle r4, r4, r3, lsr #5 │ │ │ │ stccc 8, cr15, [r1], {20} │ │ │ │ - blcs a97b6c <__read_chk@plt+0xa32798> │ │ │ │ + blcs a97afc <__read_chk@plt+0xa32728> │ │ │ │ @ instruction: 0x4625d1f7 │ │ │ │ nopeq {79} @ 0x4f │ │ │ │ stmeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - blcc 186b8c <__read_chk@plt+0x1217b8> │ │ │ │ + blcc 186b1c <__read_chk@plt+0x121748> │ │ │ │ andls pc, r0, r7, lsl #17 │ │ │ │ @ instruction: 0xf75c4628 │ │ │ │ - bge 9831fc <__read_chk@plt+0x91de28> │ │ │ │ + bge 98326c <__read_chk@plt+0x91de98> │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ - @ instruction: 0xff8cf103 │ │ │ │ + @ instruction: 0xff34f103 │ │ │ │ eorls r2, r0, r0, asr #6 │ │ │ │ eorsvc r2, fp, ip, lsl #4 │ │ │ │ - blls 3da478 <__read_chk@plt+0x3750a4> │ │ │ │ - bne 1f62c60 <__read_chk@plt+0x1efd88c> │ │ │ │ + blls 3da408 <__read_chk@plt+0x375034> │ │ │ │ + bne 1f62bf0 <__read_chk@plt+0x1efd81c> │ │ │ │ smlatbeq r1, sl, fp, lr │ │ │ │ cdp2 0, 12, cr15, cr12, cr1, {6} │ │ │ │ @ instruction: 0xf75c4628 │ │ │ │ - ldmdavs r1!, {r1, r3, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmdavs r1!, {r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strmi r9, [r2], -r0, lsr #22 │ │ │ │ strtmi r1, [r8], -r9, ror #20 │ │ │ │ smlatbeq r1, sl, fp, lr │ │ │ │ cdp2 0, 12, cr15, cr0, cr1, {6} │ │ │ │ - blcs 12f840 <__read_chk@plt+0xca46c> │ │ │ │ + blcs 12f7d0 <__read_chk@plt+0xca3fc> │ │ │ │ strbmi sp, [r0], -r8, asr #1 │ │ │ │ - @ instruction: 0xf838f0e1 │ │ │ │ + @ instruction: 0xffe0f0e0 │ │ │ │ @ instruction: 0xf8dde7c4 │ │ │ │ @ instruction: 0xe69a803c │ │ │ │ andeq pc, r0, r8, asr #3 │ │ │ │ @ instruction: 0xf000ab2a │ │ │ │ subscs r0, r0, #81 @ 0x51 │ │ │ │ stmiavs r1!, {r3, r4, sl, lr}^ │ │ │ │ @ instruction: 0xf75c930b │ │ │ │ - blls 403578 <__read_chk@plt+0x39e1a4> │ │ │ │ - blx 191532 <__read_chk@plt+0x12c15e> │ │ │ │ + blls 4035e8 <__read_chk@plt+0x39e214> │ │ │ │ + blx 1914c2 <__read_chk@plt+0x12c0ee> │ │ │ │ @ instruction: 0xf1083208 │ │ │ │ @ instruction: 0xf8820801 │ │ │ │ - str sl, [pc], #80 @ 108bf8 <__read_chk@plt+0xa3824> │ │ │ │ - bls 55b9a0 <__read_chk@plt+0x4f65cc> │ │ │ │ + str sl, [pc], #80 @ 108b88 <__read_chk@plt+0xa37b4> │ │ │ │ + bls 55b930 <__read_chk@plt+0x4f655c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 1d423dc <__read_chk@plt+0x1cdd008> │ │ │ │ + blmi 1d4236c <__read_chk@plt+0x1cdcf98> │ │ │ │ subcs sl, fp, #21248 @ 0x5300 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ andls r9, r1, #805306368 @ 0x30000000 │ │ │ │ - bge b9a48c <__read_chk@plt+0xb350b8> │ │ │ │ + bge b9a41c <__read_chk@plt+0xb35048> │ │ │ │ @ instruction: 0xf10d9202 │ │ │ │ andls r0, r4, #-1879048177 @ 0x9000000f │ │ │ │ @ instruction: 0xf75c2201 │ │ │ │ - strt lr, [pc], #2384 @ 108c38 <__read_chk@plt+0xa3864> │ │ │ │ - blx 2d1c6e <__read_chk@plt+0x26c89a> │ │ │ │ + strt lr, [pc], #2440 @ 108bc8 <__read_chk@plt+0xa37f4> │ │ │ │ + blx 2d1bfe <__read_chk@plt+0x26c82a> │ │ │ │ strtmi r4, [r0], -r4, lsl #8 │ │ │ │ - @ instruction: 0xf972f0e1 │ │ │ │ + @ instruction: 0xf91af0e1 │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf75b6030 │ │ │ │ - stmdami r2!, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + stmdami r2!, {r1, r2, r3, r5, sl, fp, sp, lr, pc}^ │ │ │ │ strtmi r4, [r9], -sl, lsr #12 │ │ │ │ @ instruction: 0xf77b4478 │ │ │ │ - ldrls pc, [r0, #-3581] @ 0xfffff203 │ │ │ │ + ldrls pc, [r0, #-3579] @ 0xfffff205 │ │ │ │ ldrbt r4, [r7], #1543 @ 0x607 │ │ │ │ @ instruction: 0x46394b5e │ │ │ │ ldmdavs r0!, {r0, r4, r9, fp, ip, pc} │ │ │ │ andcs r5, ip, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf75b930a │ │ │ │ - ldmdami fp, {r1, r4, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdami fp, {r1, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf77b4478 │ │ │ │ - strmi pc, [r7], -fp, ror #27 │ │ │ │ - blmi 174201c <__read_chk@plt+0x16dcc48> │ │ │ │ + strmi pc, [r7], -r9, ror #27 │ │ │ │ + blmi 1741fac <__read_chk@plt+0x16dcbd8> │ │ │ │ ldr r4, [sp, #1147] @ 0x47b │ │ │ │ - blcs 16f8cc <__read_chk@plt+0x10a4f8> │ │ │ │ + blcs 16f85c <__read_chk@plt+0x10a488> │ │ │ │ svccs 0x0001bf08 │ │ │ │ ldmdavs r5!, {r0, r1, r2, r3, r4, r8, ip, lr, pc} │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d9d009 │ │ │ │ teqlt r3, r0 │ │ │ │ vldrne s18, [ip, #-92] @ 0xffffffa4 │ │ │ │ stm r4, {r0, r1, r2, r9, fp, lr, pc} │ │ │ │ - bls 448cc8 <__read_chk@plt+0x3e38f4> │ │ │ │ + bls 448c58 <__read_chk@plt+0x3e3884> │ │ │ │ tstlt r5, sl, lsl r0 │ │ │ │ @ instruction: 0xf0e04630 │ │ │ │ - blmi fc8bbc <__read_chk@plt+0xf637e8> │ │ │ │ - bls 550e0c <__read_chk@plt+0x4eba38> │ │ │ │ + blmi fc89ec <__read_chk@plt+0xf63618> │ │ │ │ + bls 550d9c <__read_chk@plt+0x4eb9c8> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ - blmi 128231c <__read_chk@plt+0x121cf48> │ │ │ │ - bge bb4224 <__read_chk@plt+0xb4ee50> │ │ │ │ + blmi 12822ac <__read_chk@plt+0x121ced8> │ │ │ │ + bge bb41b4 <__read_chk@plt+0xb4ede0> │ │ │ │ ldrbtmi r4, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ ldrmi r9, [r9], -r2, lsl #4 │ │ │ │ andls r2, r1, #1610612745 @ 0x60000009 │ │ │ │ @ instruction: 0xf75c4642 │ │ │ │ - blmi c030c0 <__read_chk@plt+0xb9dcec> │ │ │ │ + blmi c03130 <__read_chk@plt+0xb9dd5c> │ │ │ │ @ instruction: 0x46289a11 │ │ │ │ ldmpl r3, {r1, r2, r3, r5, r6, r8, sp}^ │ │ │ │ strls r2, [r0], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xf7d7930a │ │ │ │ stmdacs lr!, {r0, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdami r9!, {r5, r8, ip, lr, pc} │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ @ instruction: 0xf77b4478 │ │ │ │ - blls 548398 <__read_chk@plt+0x4e2fc4> │ │ │ │ - bl fe9da534 <__read_chk@plt+0xfe975160> │ │ │ │ + blls 548320 <__read_chk@plt+0x4e2f4c> │ │ │ │ + bl fe9da4c4 <__read_chk@plt+0xfe9750f0> │ │ │ │ tstls r0, #8, 6 @ 0x20000000 │ │ │ │ movwls r2, #58113 @ 0xe301 │ │ │ │ - blls 481f84 <__read_chk@plt+0x41cbb0> │ │ │ │ + blls 481f14 <__read_chk@plt+0x41cb40> │ │ │ │ svcls 0x0012465e │ │ │ │ @ instruction: 0xf75c68dc │ │ │ │ - stmdavs r0, {r1, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r1, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ ldc2l 0, cr15, [r8, #-852] @ 0xfffffcac │ │ │ │ andcs r4, r5, #47104 @ 0xb800 │ │ │ │ andmi lr, r0, sp, asr #19 │ │ │ │ tstcs r3, fp, ror r4 │ │ │ │ @ instruction: 0xf0b94610 │ │ │ │ str pc, [r2, #2769]! @ 0xad1 │ │ │ │ @ instruction: 0xf43f2878 │ │ │ │ stmdami r9!, {r0, r1, r2, r4, r5, sl, fp, sp, pc} │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ @ instruction: 0xf77b4478 │ │ │ │ - @ instruction: 0x4607fd7d │ │ │ │ - blmi 541f40 <__read_chk@plt+0x4dcb6c> │ │ │ │ + @ instruction: 0x4607fd7b │ │ │ │ + blmi 541ed0 <__read_chk@plt+0x4dcafc> │ │ │ │ ldmpl r5, {r0, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf75be50c │ │ │ │ - stmdavs r3, {r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r4, r7, sl, fp, sp, lr, pc} │ │ │ │ eormi pc, r4, r3, asr r8 @ │ │ │ │ - blmi 401e88 <__read_chk@plt+0x39cab4> │ │ │ │ - bls 55a628 <__read_chk@plt+0x4f5254> │ │ │ │ + blmi 401e18 <__read_chk@plt+0x39ca44> │ │ │ │ + bls 55a5b8 <__read_chk@plt+0x4f51e4> │ │ │ │ str r5, [r1, #-2261] @ 0xfffff72b │ │ │ │ @ instruction: 0xf0764628 │ │ │ │ ldrb pc, [sl], #-3733 @ 0xfffff16b @ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr10, cr11, {2} │ │ │ │ - eorseq r6, r1, sl, ror #7 │ │ │ │ + mrc 7, 2, APSR_nzcv, cr2, cr11, {2} │ │ │ │ + eorseq r6, r1, sl, asr r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq sp, r5, r6, asr #4 │ │ │ │ - eorseq r6, r1, r4, asr #7 │ │ │ │ - andseq r5, r4, r4, lsl #10 │ │ │ │ + andseq sp, r5, sl, asr r1 │ │ │ │ + eorseq r6, r1, r4, lsr r4 │ │ │ │ + andseq r5, r4, ip, asr #8 │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x0015eedc │ │ │ │ - andseq sp, r5, sl, lsr r1 │ │ │ │ - andseq sp, r5, ip, asr #1 │ │ │ │ - andseq fp, r5, sl, lsl #10 │ │ │ │ - eoreq r3, sl, ip, asr #5 │ │ │ │ - eoreq r5, r2, lr, ror r2 │ │ │ │ - @ instruction: 0x0015cfbe │ │ │ │ - eorseq r6, r1, r4, lsl #1 │ │ │ │ - @ instruction: 0x0015ced0 │ │ │ │ + @ instruction: 0x0015edf0 │ │ │ │ + andseq sp, r5, lr, asr #32 │ │ │ │ + andseq ip, r5, r0, ror #31 │ │ │ │ + andseq fp, r5, lr, lsl r4 │ │ │ │ + ldrdeq r3, [sl], -r0 @ │ │ │ │ + mlaeq r2, r2, r1, r5 │ │ │ │ + @ instruction: 0x0015ced2 │ │ │ │ + ldrshteq r6, [r1], -r4 │ │ │ │ + andseq ip, r5, r4, ror #27 │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ - andseq fp, r5, r0, lsl #5 │ │ │ │ - strdeq r2, [sl], -r0 @ │ │ │ │ - andseq r4, r4, lr, lsr lr │ │ │ │ - andseq ip, r5, r0, asr #21 │ │ │ │ + mulseq r5, r4, r1 │ │ │ │ + strdeq r2, [sl], -r4 @ │ │ │ │ + andseq r4, r4, r6, lsl #27 │ │ │ │ + @ instruction: 0x0015c9d4 │ │ │ │ andeq r0, r0, r4, asr pc │ │ │ │ - mulseq r5, ip, sl │ │ │ │ - @ instruction: 0x001da9d0 │ │ │ │ - andseq r4, r4, lr, ror #25 │ │ │ │ - andseq ip, r5, r8, lsl #20 │ │ │ │ - @ instruction: 0x0015c9f0 │ │ │ │ - andseq ip, r5, r0, asr #19 │ │ │ │ + @ instruction: 0x0015c9b0 │ │ │ │ + andseq sl, sp, r4, ror #17 │ │ │ │ + andseq r4, r4, r6, lsr ip │ │ │ │ + andseq ip, r5, ip, lsl r9 │ │ │ │ + andseq ip, r5, r4, lsl #18 │ │ │ │ + @ instruction: 0x0015c8d4 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0010f8cc │ │ │ │ adcslt r4, r6, sl, lsr #26 │ │ │ │ strcs r4, [r0, -sl, lsr #24] │ │ │ │ - blmi b9a008 <__read_chk@plt+0xb34c34> │ │ │ │ + blmi b99f98 <__read_chk@plt+0xb34bc4> │ │ │ │ strmi r4, [r6], -sl, lsr #20 │ │ │ │ stmdbpl ip!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdavs r4!, {r0, r2, r3, r9, sl, lr} │ │ │ │ @ instruction: 0xf04f9435 │ │ │ │ stcge 4, cr0, [r3], {-0} │ │ │ │ ldmpl sl, {r5, r9, sl, lr} │ │ │ │ andcs r6, r1, #1245184 @ 0x130000 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldrdhi pc, [ip], -r3 │ │ │ │ tstls r1, r1, lsr #22 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ - stmda r4, {r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda ip!, {r2, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r4, [fp], -r0, lsr #12 │ │ │ │ smccs 57896 @ 0xe228 │ │ │ │ @ instruction: 0xf7d79700 │ │ │ │ ldmdacs r8!, {r0, r2, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r9!, {r5, ip, lr, pc}^ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ - bmi 73ce98 <__read_chk@plt+0x6d7ac4> │ │ │ │ + bmi 73ce28 <__read_chk@plt+0x6d7a54> │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsr fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ eorslt sp, r6, r9, lsl r1 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0x463b4c12 │ │ │ │ andeq pc, r0, #200, 2 @ 0x32 │ │ │ │ ldrbtmi r4, [ip], #-1577 @ 0xfffff9d7 │ │ │ │ strls r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ - blx ffdc6e90 <__read_chk@plt+0xffd61abc> │ │ │ │ + blx ffdc6e20 <__read_chk@plt+0xffd61a4c> │ │ │ │ @ instruction: 0xf04f3001 │ │ │ │ svclt 0x001830ff │ │ │ │ strb r2, [r2, r0]! │ │ │ │ ldrbtmi r4, [r8], #-2059 @ 0xfffff7f5 │ │ │ │ mcr2 0, 0, pc, cr2, cr6, {3} @ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ @ instruction: 0xf75be7db │ │ │ │ - svclt 0x0000ed86 │ │ │ │ - eorseq r5, r1, r4, ror sl │ │ │ │ + svclt 0x0000edbe │ │ │ │ + eorseq r5, r1, r4, ror #21 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r1, ip, ror #20 │ │ │ │ + ldrsbteq r5, [r1], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq ip, r5, r4, ror #18 │ │ │ │ - eorseq r5, r1, sl, lsl sl │ │ │ │ - andseq ip, fp, lr, ror #16 │ │ │ │ - andseq r0, r5, r2, lsr #13 │ │ │ │ + andseq ip, r5, r8, ror r8 │ │ │ │ + eorseq r5, r1, sl, lsl #21 │ │ │ │ + andseq ip, fp, r2, lsl #15 │ │ │ │ + @ instruction: 0x001505b6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ ldrmi fp, [ip], -pc, lsl #1 │ │ │ │ pkhtbmi r4, r8, r5, asr #23 │ │ │ │ @ instruction: 0x461749d5 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi ff609b08 <__read_chk@plt+0xff5a4734> │ │ │ │ + blmi ff609a98 <__read_chk@plt+0xff5a46c4> │ │ │ │ @ instruction: 0x46204479 │ │ │ │ stmiapl fp, {r8, sl, sp}^ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf034950a │ │ │ │ strmi pc, [r6], -r3, asr #21 │ │ │ │ @ instruction: 0xf75e4620 │ │ │ │ - strmi pc, [r4], -sp, asr #28 │ │ │ │ + strmi pc, [r4], -r5, lsl #29 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldmvs r3!, {r1, r2, r4, r8, pc} │ │ │ │ - blcs 157b40 <__read_chk@plt+0xf276c> │ │ │ │ + blcs 157ad0 <__read_chk@plt+0xf26fc> │ │ │ │ addhi pc, r6, r0, asr #4 │ │ │ │ strtmi r4, [fp], r9, lsr #13 │ │ │ │ ldrtmi r4, [sl], -sl, lsr #13 │ │ │ │ ldrtmi sl, [r1], -r9, lsl #22 │ │ │ │ @ instruction: 0xf0314620 │ │ │ │ andls pc, r8, r7, asr r8 @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibvs r3!, {r0, r1, r2, r3, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ - blcs 1a91c8 <__read_chk@plt+0x143df4> │ │ │ │ + blcs 1a9158 <__read_chk@plt+0x143d84> │ │ │ │ ldmibmi pc!, {r1, r4, ip, lr, pc} @ │ │ │ │ ldrbtmi r2, [r9], #-1 │ │ │ │ - @ instruction: 0xf81cf0da │ │ │ │ - blmi fefdba50 <__read_chk@plt+0xfef7667c> │ │ │ │ + @ instruction: 0xffc4f0d9 │ │ │ │ + blmi fefdb9e0 <__read_chk@plt+0xfef7660c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 462fcc <__read_chk@plt+0x3fdbf8> │ │ │ │ + blls 462f5c <__read_chk@plt+0x3fdb88> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, pc, r7, ror #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ mcrge 8, 0, r6, cr10, cr3, {5} │ │ │ │ - blcs 32f39c <__read_chk@plt+0x2c9fc8> │ │ │ │ + blcs 32f32c <__read_chk@plt+0x2c9f58> │ │ │ │ addhi pc, fp, r0 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0xf0c7461a │ │ │ │ @ instruction: 0x4604f8f5 │ │ │ │ stmdavs r3!, {r1, r3, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc sl, {r2, r3, r7, pc} │ │ │ │ tstle fp, r0, asr #20 │ │ │ │ stmiblt fp, {r0, r1, r3, r4, r6, fp, ip, sp, lr}^ │ │ │ │ @ instruction: 0xf0e01d20 │ │ │ │ - stcls 14, cr15, [sl], {73} @ 0x49 │ │ │ │ + stcls 13, cr15, [sl], {241} @ 0xf1 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d004 │ │ │ │ - blcs 114fb4 <__read_chk@plt+0xafbe0> │ │ │ │ + blcs 114f44 <__read_chk@plt+0xafb70> │ │ │ │ rscshi pc, r0, r0, asr #32 │ │ │ │ stmdavc fp!, {r0, r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmiami r4!, {r0, r1, r2, r3, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf0fa4478 │ │ │ │ - rsbvs pc, r0, sp, ror r9 @ │ │ │ │ + rsbvs pc, r0, r5, lsr #18 │ │ │ │ andcc r9, r4, sl, lsl #16 │ │ │ │ @ instruction: 0xf976f03f │ │ │ │ tstlt r3, r8, lsl #22 │ │ │ │ @ instruction: 0xf0f1a808 │ │ │ │ - @ instruction: 0x9c0afaef │ │ │ │ + @ instruction: 0x9c0afa97 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0x46208090 │ │ │ │ - blx 845300 <__read_chk@plt+0x7dff2c> │ │ │ │ + blx 845290 <__read_chk@plt+0x7dfebc> │ │ │ │ andls r4, sl, r4, lsl #12 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d003 │ │ │ │ - blcs 114ffc <__read_chk@plt+0xafc28> │ │ │ │ + blcs 114f8c <__read_chk@plt+0xafbb8> │ │ │ │ @ instruction: 0xf1bad179 │ │ │ │ andle r0, r3, r0, lsl #30 │ │ │ │ mulcc r0, sl, r8 │ │ │ │ cmnle r8, r0, lsl #22 │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf89bd003 │ │ │ │ - blcs 115018 <__read_chk@plt+0xafc44> │ │ │ │ + blcs 114fa8 <__read_chk@plt+0xafbd4> │ │ │ │ tstlt r5, r7, asr r1 │ │ │ │ - blcs 1270cc <__read_chk@plt+0xc1cf8> │ │ │ │ + blcs 12705c <__read_chk@plt+0xc1c88> │ │ │ │ stmdals r4, {r0, r3, r6, r8, ip, lr, pc} │ │ │ │ strtmi r4, [r1], -r2, asr #12 │ │ │ │ - blx 1a47024 <__read_chk@plt+0x19e1c50> │ │ │ │ + blx 1a46fb4 <__read_chk@plt+0x19e1be0> │ │ │ │ @ instruction: 0xf0c54630 │ │ │ │ ldr pc, [r1, sp, asr #18] │ │ │ │ ldrdge pc, [ip], -r0 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf89ad005 │ │ │ │ - blcs 115044 <__read_chk@plt+0xafc70> │ │ │ │ + blcs 114fd4 <__read_chk@plt+0xafc00> │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ @ instruction: 0xf8d40a00 │ │ │ │ @ instruction: 0xf1bbb010 │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ mulcc r0, fp, r8 │ │ │ │ svclt 0x00082b00 │ │ │ │ - bleq 14519c <__read_chk@plt+0xdfdc8> │ │ │ │ + bleq 14512c <__read_chk@plt+0xdfd58> │ │ │ │ ldrdls pc, [r4], -r4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf899d005 │ │ │ │ - blcs 115070 <__read_chk@plt+0xafc9c> │ │ │ │ + blcs 115000 <__read_chk@plt+0xafc2c> │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ stmdavs r5!, {r8, fp} │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavc fp!, {r3, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ svclt 0x00082b00 │ │ │ │ ldrb r2, [r2, -r0, lsl #10] │ │ │ │ ldmdavs r3!, {r3, r9, sl, fp, ip, pc} │ │ │ │ rsble r2, r8, r0, lsl #22 │ │ │ │ mcrge 6, 0, r4, cr10, cr1, {1} │ │ │ │ - blmi 1d42e68 <__read_chk@plt+0x1cdda94> │ │ │ │ + blmi 1d42df8 <__read_chk@plt+0x1cdda24> │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf0c7447b │ │ │ │ strmi pc, [r4], -r9, ror #16 │ │ │ │ stmdavs r3!, {r1, r3, sl, ip, pc}^ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 334e80 <__read_chk@plt+0x2cfaac> │ │ │ │ + blls 334e10 <__read_chk@plt+0x2cfa3c> │ │ │ │ orrsle r2, r1, r0, lsl #22 │ │ │ │ @ instruction: 0x4628e797 │ │ │ │ - @ instruction: 0xf904f0fa │ │ │ │ + @ instruction: 0xf8acf0fa │ │ │ │ stmdals sl, {r5, r6, r7, sp, lr} │ │ │ │ @ instruction: 0xf03f300c │ │ │ │ stcls 8, cr15, [sl], {253} @ 0xfd │ │ │ │ ldrbmi lr, [r8], -fp, lsr #15 │ │ │ │ - @ instruction: 0xf8faf0fa │ │ │ │ + @ instruction: 0xf8a2f0fa │ │ │ │ stmdals sl, {r5, r7, r8, sp, lr} │ │ │ │ @ instruction: 0xf03f3018 │ │ │ │ stcls 8, cr15, [sl], {243} @ 0xf3 │ │ │ │ @ instruction: 0x4650e79d │ │ │ │ - @ instruction: 0xf8f0f0fa │ │ │ │ + @ instruction: 0xf898f0fa │ │ │ │ stmdals sl, {r5, r6, r8, sp, lr} │ │ │ │ @ instruction: 0xf03f3014 │ │ │ │ stcls 8, cr15, [sl], {233} @ 0xe9 │ │ │ │ strbmi lr, [r8], -ip, lsl #15 │ │ │ │ - @ instruction: 0xf8e6f0fa │ │ │ │ + @ instruction: 0xf88ef0fa │ │ │ │ stmdals sl, {r5, r8, sp, lr} │ │ │ │ @ instruction: 0xf03f3010 │ │ │ │ stcls 8, cr15, [sl], {223} @ 0xdf │ │ │ │ ldmdbmi r5, {r0, r1, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - andcs lr, r4, #52736 @ 0xce00 │ │ │ │ + andcs lr, r4, #384 @ 0x180 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fa4610 │ │ │ │ str pc, [r5, pc, lsr #23] │ │ │ │ - @ instruction: 0xf8e0f0f1 │ │ │ │ + @ instruction: 0xf888f0f1 │ │ │ │ stmib sp, {r1, r2, r3, r6, r9, fp, lr}^ │ │ │ │ ldrbtmi r0, [sl], #-7 │ │ │ │ ldrmi r9, [r0], -r6, lsl #4 │ │ │ │ - @ instruction: 0xf8c8f0fa │ │ │ │ - bls 2afd54 <__read_chk@plt+0x24a980> │ │ │ │ + @ instruction: 0xf870f0fa │ │ │ │ + bls 2afce4 <__read_chk@plt+0x24a910> │ │ │ │ @ instruction: 0x461060d8 │ │ │ │ movwls r9, #27400 @ 0x6b08 │ │ │ │ - @ instruction: 0xf8c0f0fa │ │ │ │ + @ instruction: 0xf868f0fa │ │ │ │ addsvs r9, r8, r6, lsl #22 │ │ │ │ stmdbmi r6, {r0, r1, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - stc 7, cr15, [ip], #364 @ 0x16c │ │ │ │ + stcl 7, cr15, [r4], #364 @ 0x16c │ │ │ │ strmi r2, [r3], -r4, lsl #4 │ │ │ │ ldrmi r4, [r0], -r1, lsr #12 │ │ │ │ - blx fe4c714a <__read_chk@plt+0xfe461d76> │ │ │ │ + blx fe4c70da <__read_chk@plt+0xfe461d06> │ │ │ │ ldmvs r3!, {r1, r3, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ stmdbmi r0, {r1, r2, r9, sp}^ │ │ │ │ movwls r4, #26136 @ 0x6618 │ │ │ │ @ instruction: 0xf75a4479 │ │ │ │ - blls 2c5024 <__read_chk@plt+0x25fc50> │ │ │ │ + blls 2c5094 <__read_chk@plt+0x25fcc0> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ ldcne 1, cr13, [r8, #552] @ 0x228 │ │ │ │ @ instruction: 0xf072940b │ │ │ │ andls pc, fp, r3, lsr #20 │ │ │ │ stmdbvs r3, {r4, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ stmdage fp, {r0, r1, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf9ccf072 │ │ │ │ ldrb r9, [fp, -r8, lsl #28]! │ │ │ │ @ instruction: 0xf0fa4648 │ │ │ │ - @ instruction: 0xe714f893 │ │ │ │ + @ instruction: 0xe714f83b │ │ │ │ @ instruction: 0xf0fa4628 │ │ │ │ - ldr pc, [r0, -pc, lsl #17] │ │ │ │ + @ instruction: 0xe710f837 │ │ │ │ andcs r4, r5, #48, 18 @ 0xc0000 │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ - ldcl 7, cr15, [ip], #-364 @ 0xfffffe94 │ │ │ │ - bls 25be70 <__read_chk@plt+0x1f6a9c> │ │ │ │ + ldc 7, cr15, [r4], #364 @ 0x16c │ │ │ │ + bls 25be00 <__read_chk@plt+0x1f6a2c> │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - blmi be352c <__read_chk@plt+0xb7e158> │ │ │ │ + blmi be34bc <__read_chk@plt+0xb7e0e8> │ │ │ │ submi r9, r9, #33554432 @ 0x2000000 │ │ │ │ - bmi b9f51c <__read_chk@plt+0xb3a148> │ │ │ │ + bmi b9f4ac <__read_chk@plt+0xb3a0d8> │ │ │ │ cmncs r8, #67108864 @ 0x4000000 │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ addvc pc, r8, #8388608 @ 0x800000 │ │ │ │ @ instruction: 0xf7d62362 │ │ │ │ stmdacs r2!, {r0, r2, r3, r4, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - blls 3fd1f4 <__read_chk@plt+0x397e20> │ │ │ │ + blls 3fd184 <__read_chk@plt+0x397db0> │ │ │ │ sbcsle r2, r3, r0, lsl #22 │ │ │ │ - blls 40312c <__read_chk@plt+0x39dd58> │ │ │ │ + blls 4030bc <__read_chk@plt+0x39dce8> │ │ │ │ strls r4, [ip], #-2594 @ 0xfffff5de │ │ │ │ ldmdbvs r9, {r2, r3, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0x4620447a │ │ │ │ - ldc2 1, cr15, [ip, #-8]! │ │ │ │ - blcs 12fe34 <__read_chk@plt+0xcaa60> │ │ │ │ - blls 33d5c4 <__read_chk@plt+0x2d81f0> │ │ │ │ + stc2l 1, cr15, [r4], #8 │ │ │ │ + blcs 12fdc4 <__read_chk@plt+0xca9f0> │ │ │ │ + blls 33d554 <__read_chk@plt+0x2d8180> │ │ │ │ @ instruction: 0xb122689a │ │ │ │ andeq pc, r8, r3, lsl #2 │ │ │ │ - ldc2 0, cr15, [r2, #-896] @ 0xfffffc80 │ │ │ │ + ldc2 0, cr15, [sl], #896 @ 0x380 │ │ │ │ ldmvs sl, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf103b122 │ │ │ │ @ instruction: 0xf0e0000c │ │ │ │ - blls 348650 <__read_chk@plt+0x2e327c> │ │ │ │ + blls 348480 <__read_chk@plt+0x2e30ac> │ │ │ │ strtmi r9, [r0], -ip, lsl #20 │ │ │ │ ldmvs r1, {sl, sp} │ │ │ │ ldmvs r1, {r0, r3, r4, r7, sp, lr}^ │ │ │ │ smullsvs r6, r9, r4, r0 │ │ │ │ @ instruction: 0xf0f160d4 │ │ │ │ - ldrb pc, [r4, r1, asr #19] @ │ │ │ │ - bl ff0c6fac <__read_chk@plt+0xff061bd8> │ │ │ │ - mlaseq r1, r4, r9, r5 │ │ │ │ - eorseq r5, r1, ip, lsl #19 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq ip, r5, sl, ror #17 │ │ │ │ - eorseq r5, r1, r8, lsr #18 │ │ │ │ - andseq ip, r8, r0, lsl #18 │ │ │ │ - eoreq r2, sl, r4, lsr #17 │ │ │ │ - @ instruction: 0x0015c6d4 │ │ │ │ - eoreq r2, sl, r6, lsl r8 │ │ │ │ - mulseq r5, r2, r6 │ │ │ │ - mulseq r5, r0, r6 │ │ │ │ - andseq ip, r5, r6, asr r6 │ │ │ │ + ldrb pc, [r4, r9, ror #18] @ │ │ │ │ + bl ffec6f3c <__read_chk@plt+0xffe61b68> │ │ │ │ + eorseq r5, r1, r4, lsl #20 │ │ │ │ + ldrshteq r5, [r1], -ip │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + @ instruction: 0x0015c7fe │ │ │ │ + mlaseq r1, r8, r9, r5 │ │ │ │ + andseq ip, r8, r4, lsl r8 │ │ │ │ + eoreq r2, sl, r8, lsr #15 │ │ │ │ + andseq ip, r5, r8, ror #11 │ │ │ │ + eoreq r2, sl, sl, lsl r7 │ │ │ │ + andseq ip, r5, r6, lsr #11 │ │ │ │ + andseq ip, r5, r4, lsr #11 │ │ │ │ + andseq ip, r5, sl, ror #10 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - eorseq sl, r3, ip, asr #17 │ │ │ │ - mulseq r7, r0, r2 │ │ │ │ + eorseq sl, r3, ip, lsr r9 │ │ │ │ + andseq r3, r7, r4, lsr #3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ sxtab16mi r4, r0, r8, ror #24 │ │ │ │ @ instruction: 0xf5084878 │ │ │ │ ldrbtmi r5, [ip], #-2368 @ 0xfffff6c0 │ │ │ │ @@ -167861,72 +167833,72 @@ │ │ │ │ andls r6, r7, r0, lsl #16 │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ cmple r4, r6, lsl #2 │ │ │ │ andcs r4, r2, pc, ror #18 │ │ │ │ @ instruction: 0x4617461e │ │ │ │ @ instruction: 0xf0d94479 │ │ │ │ - stmdbmi sp!, {r0, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + stmdbmi sp!, {r0, r3, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - blmi 1c04284 <__read_chk@plt+0x1b9eeb0> │ │ │ │ + blmi 1c042f4 <__read_chk@plt+0x1b9ef20> │ │ │ │ andls r2, r2, #8, 4 @ 0x80000000 │ │ │ │ strtmi r4, [r1], -sl, ror #20 │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ adcvc pc, r0, #8388608 @ 0x800000 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf7d62361 │ │ │ │ ldmdacs r6!, {r0, r4, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r8!, {r1, r2, r6, ip, lr, pc}^ │ │ │ │ stmdacs r1!, {r2, r3, r6, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf899d135 │ │ │ │ @ instruction: 0x463930f4 │ │ │ │ @ instruction: 0xf0439505 │ │ │ │ @ instruction: 0xf8890304 │ │ │ │ - blge 2556e8 <__read_chk@plt+0x1f0314> │ │ │ │ + blge 255678 <__read_chk@plt+0x1f02a4> │ │ │ │ ldmdbvs r2!, {r0, r8, r9, ip, pc}^ │ │ │ │ andls r6, r0, #7536640 @ 0x730000 │ │ │ │ @ instruction: 0xf8d8462a │ │ │ │ @ instruction: 0xf0c500bc │ │ │ │ cdpne 15, 0, cr15, cr4, cr7, {2} │ │ │ │ @ instruction: 0xf040dc43 │ │ │ │ ldmdbmi r7, {r0, r2, r7, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl fef470a8 <__read_chk@plt+0xfeee1cd4> │ │ │ │ + bl ffd47038 <__read_chk@plt+0xffce1c64> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ - blx fe7c7330 <__read_chk@plt+0xfe761f5c> │ │ │ │ - blmi 15c1360 <__read_chk@plt+0x155bf8c> │ │ │ │ + blx fe7c72c0 <__read_chk@plt+0xfe761eec> │ │ │ │ + blmi 15c12f0 <__read_chk@plt+0x155bf1c> │ │ │ │ andcs r2, r4, r3, lsl #4 │ │ │ │ @ instruction: 0xf7fa447b │ │ │ │ - bmi 1547da4 <__read_chk@plt+0x14e29d0> │ │ │ │ + bmi 1547d34 <__read_chk@plt+0x14e2960> │ │ │ │ ldrbtmi r4, [sl], #-2887 @ 0xfffff4b9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, r2, r0, asr #32 │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ stmdbmi sl, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - andcs lr, r3, #152, 22 @ 0x26000 │ │ │ │ + andcs lr, r3, #208, 22 @ 0x34000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fa2004 │ │ │ │ @ instruction: 0xe7e4fa79 │ │ │ │ ldrtmi r4, [r2], -r4, asr #22 │ │ │ │ @ instruction: 0x46204639 │ │ │ │ @ instruction: 0xf7c4447b │ │ │ │ ldrb pc, [ip, r5, asr #17] @ │ │ │ │ andcs r4, r5, #1064960 @ 0x104000 │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ - bl fe1c7114 <__read_chk@plt+0xfe161d40> │ │ │ │ + bl fefc70a4 <__read_chk@plt+0xfef61cd0> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andscs r4, r0, r9, lsr #12 │ │ │ │ - blx 1a4739c <__read_chk@plt+0x19e1fc8> │ │ │ │ + blx 1a4732c <__read_chk@plt+0x19e1f58> │ │ │ │ andcs lr, r6, #54263808 @ 0x33c0000 │ │ │ │ andcs r4, r1, r9, lsr #12 │ │ │ │ stc2 0, cr15, [r2], {185} @ 0xb9 │ │ │ │ stmdacs r0, {r1, r2, ip, pc} │ │ │ │ stmdals r5, {r1, r3, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf84cf0c5 │ │ │ │ andls r4, r5, r4, lsl #12 │ │ │ │ @@ -167950,96 +167922,96 @@ │ │ │ │ andls r4, r5, r4, lsl #12 │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ stmdals r6, {r0, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf826f0ba │ │ │ │ strmi r4, [r1], -r1, lsr #22 │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ strls r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ - blx ff44731c <__read_chk@plt+0xff3e1f48> │ │ │ │ + blx ff4472ac <__read_chk@plt+0xff3e1ed8> │ │ │ │ @ instruction: 0xf0b9a806 │ │ │ │ str pc, [ip, r7, asr #21] │ │ │ │ andcs r4, r5, #28, 18 @ 0x70000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl dc71b4 <__read_chk@plt+0xd61de0> │ │ │ │ + bl 1bc7144 <__read_chk@plt+0x1b61d70> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ - blx 64743c <__read_chk@plt+0x5e2068> │ │ │ │ + blx 6473cc <__read_chk@plt+0x5e1ff8> │ │ │ │ ldmdbmi r7, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - andcs lr, r3, #38912 @ 0x9800 │ │ │ │ + andcs lr, r3, #96256 @ 0x17800 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf7fa2004 │ │ │ │ strb pc, [r1, r7, lsl #20]! @ │ │ │ │ - b fea471e0 <__read_chk@plt+0xfe9e1e0c> │ │ │ │ - eorseq r5, r1, sl, ror #11 │ │ │ │ + b ff847170 <__read_chk@plt+0xff7e1d9c> │ │ │ │ + eorseq r5, r1, sl, asr r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrsbteq r5, [r1], -ip │ │ │ │ - andseq ip, r5, ip, lsr #11 │ │ │ │ - andseq ip, r5, r4, asr #11 │ │ │ │ + eorseq r5, r1, ip, asr #12 │ │ │ │ + andseq ip, r5, r0, asr #9 │ │ │ │ + @ instruction: 0x0015c4d8 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ - ldrhteq sl, [r3], -r8 │ │ │ │ - mulseq r5, sl, lr │ │ │ │ - andseq r4, r4, r4, asr r3 │ │ │ │ - eorseq r5, r1, sl, lsr #10 │ │ │ │ - andseq ip, r5, ip, asr #10 │ │ │ │ - @ instruction: 0x001443dc │ │ │ │ - andseq r4, r4, r2, lsl #7 │ │ │ │ - strdeq r0, [sl], -r6 @ │ │ │ │ - eoreq r3, r9, sl, asr #28 │ │ │ │ - andseq r4, r4, sl, lsl fp │ │ │ │ - andseq ip, r5, ip, lsl #9 │ │ │ │ + eorseq sl, r3, r8, lsr #16 │ │ │ │ + andseq fp, r5, lr, lsr #27 │ │ │ │ + mulseq r4, ip, r2 │ │ │ │ + mlaseq r1, sl, r5, r5 │ │ │ │ + andseq ip, r5, r0, ror #8 │ │ │ │ + andseq r4, r4, r4, lsr #6 │ │ │ │ + andseq r4, r4, sl, asr #5 │ │ │ │ + strdeq r0, [sl], -sl @ │ │ │ │ + eoreq r3, r9, lr, asr sp │ │ │ │ + andseq r4, r4, r2, ror #20 │ │ │ │ + andseq ip, r5, r0, lsr #7 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ - bmi 191af10 <__read_chk@plt+0x18b5b3c> │ │ │ │ - blmi 191af30 <__read_chk@plt+0x18b5b5c> │ │ │ │ + bmi 191aea0 <__read_chk@plt+0x18b5acc> │ │ │ │ + blmi 191aec0 <__read_chk@plt+0x18b5aec> │ │ │ │ addlt r4, sp, sl, ror r4 │ │ │ │ ldmdbmi pc, {r0, r2, r3, r9, sl, lr}^ @ │ │ │ │ andcs r4, r2, r7, lsl #12 │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ mrrcmi 6, 0, r2, sp, cr0 │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf0d99605 │ │ │ │ - ldmdbmi sl, {r0, r1, r2, r3, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmdbmi sl, {r0, r1, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ - b ff6c726c <__read_chk@plt+0xff661e98> │ │ │ │ + bl 4c71fc <__read_chk@plt+0x461e28> │ │ │ │ andcs r4, r8, #89088 @ 0x15c00 │ │ │ │ - bmi 16edd10 <__read_chk@plt+0x168893c> │ │ │ │ + bmi 16edca0 <__read_chk@plt+0x16888cc> │ │ │ │ stmiapl r3!, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ movwls r4, #5242 @ 0x147a │ │ │ │ adcsvc pc, r8, #8388608 @ 0x800000 │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf7d62373 │ │ │ │ ldmdacs r3!, {r0, r1, r2, r3, r4, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdacs r8!, {r2, r5, ip, lr, pc}^ │ │ │ │ stmdacs r5!, {r0, r2, r4, ip, lr, pc}^ │ │ │ │ - blmi 14fd684 <__read_chk@plt+0x14982b0> │ │ │ │ + blmi 14fd614 <__read_chk@plt+0x1498240> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf9a2f7fa │ │ │ │ - blmi 125be6c <__read_chk@plt+0x11f6a98> │ │ │ │ + blmi 125bdfc <__read_chk@plt+0x11f6a28> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3e35ac <__read_chk@plt+0x37e1d8> │ │ │ │ + blls 3e353c <__read_chk@plt+0x37e168> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle sp, r0, lsl #6 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ stmdbmi r7, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - andcs lr, r2, #168, 20 @ 0xa8000 │ │ │ │ + andcs lr, r2, #224, 20 @ 0xe0000 │ │ │ │ ldrtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fa2010 │ │ │ │ strb pc, [r5, r9, lsl #19]! @ │ │ │ │ andcs r4, r2, r1, asr #18 │ │ │ │ ldrbtmi sl, [r9], #-3077 @ 0xfffff3fb │ │ │ │ - stc2 0, cr15, [ip, #-868] @ 0xfffffc9c │ │ │ │ + ldc2 0, cr15, [r4], #868 @ 0x364 │ │ │ │ movtpl pc, #1287 @ 0x507 @ │ │ │ │ strbmi r9, [r9], -r1, lsl #8 │ │ │ │ @ instruction: 0x96054632 │ │ │ │ smlalseq pc, r4, r3, r8 @ │ │ │ │ andeq pc, r4, r0, asr #32 │ │ │ │ rscseq pc, r4, r3, lsl #17 │ │ │ │ @ instruction: 0x3014f8d8 │ │ │ │ @@ -168062,86 +168034,86 @@ │ │ │ │ @ instruction: 0xe7affe7b │ │ │ │ strbmi r4, [sl], -r3, asr #12 │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ mcr2 7, 2, pc, cr14, cr15, {7} @ │ │ │ │ mvnsle lr, r8, lsr #15 │ │ │ │ andcs r4, r5, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xf75b4479 │ │ │ │ - andcs lr, r3, #385024 @ 0x5e000 │ │ │ │ + andcs lr, r3, #614400 @ 0x96000 │ │ │ │ strbmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7fa2004 │ │ │ │ @ instruction: 0xe7e7f93f │ │ │ │ ldrtmi r4, [r2], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7fd4638 │ │ │ │ @ instruction: 0xe7e1ff75 │ │ │ │ @ instruction: 0xf0c49805 │ │ │ │ @ instruction: 0xf0c7ff09 │ │ │ │ strbmi pc, [r9], -r9, lsl #21 @ │ │ │ │ @ instruction: 0xf8dd4603 │ │ │ │ @ instruction: 0x46309014 │ │ │ │ ldrmi r2, [lr], -r5, lsl #4 │ │ │ │ - b 11c7394 <__read_chk@plt+0x1161fc0> │ │ │ │ + b 1fc7324 <__read_chk@plt+0x1f61f50> │ │ │ │ andls r2, r1, r1, lsl #6 │ │ │ │ andeq lr, r6, #168, 22 @ 0x2a000 │ │ │ │ ldrtmi r4, [r8], -r9, asr #12 │ │ │ │ @ instruction: 0xf7fe9500 │ │ │ │ - blls 307ed8 <__read_chk@plt+0x2a2b04> │ │ │ │ + blls 307e68 <__read_chk@plt+0x2a2a94> │ │ │ │ sbcle r2, r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf75ea808 │ │ │ │ - strb pc, [r3, r5, asr #20] @ │ │ │ │ - ldmib r8!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r5, [r1], -r4 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - andseq ip, r5, r2, lsr #8 │ │ │ │ - eorseq r5, r1, sl, lsl #7 │ │ │ │ - andseq r4, r4, r0, lsr #8 │ │ │ │ + @ instruction: 0xe7c3fa7d │ │ │ │ + ldmib r0!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r5, r1, r4, lsr #8 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + andseq ip, r5, r6, lsr r3 │ │ │ │ + ldrshteq r5, [r1], -sl │ │ │ │ + andseq r4, r4, r8, ror #6 │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ - mlaseq r3, r4, r5, sl │ │ │ │ - andseq ip, r5, lr, ror #7 │ │ │ │ - eorseq r5, r1, r8, asr #6 │ │ │ │ - @ instruction: 0x001443f0 │ │ │ │ - andseq ip, r5, lr, asr #7 │ │ │ │ - andseq r4, r4, r0, asr r4 │ │ │ │ - andseq ip, r5, r0, lsl #7 │ │ │ │ + eorseq sl, r3, r4, lsl #12 │ │ │ │ + andseq ip, r5, r2, lsl #6 │ │ │ │ + ldrhteq r5, [r1], -r8 │ │ │ │ + andseq r4, r4, r8, lsr r3 │ │ │ │ + andseq ip, r5, r2, ror #5 │ │ │ │ + mulseq r4, r8, r3 │ │ │ │ + mulseq r5, r4, r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0088f8cc │ │ │ │ @ instruction: 0x4606b095 │ │ │ │ smlsdcs r0, lr, r8, r4 │ │ │ │ @ instruction: 0x460c4b5e │ │ │ │ smlsdxls ip, r8, r4, r4 │ │ │ │ andcs r4, r5, #1523712 @ 0x174000 │ │ │ │ stmiapl r3, {r0, r2, r3, r4, r6, r8, sl, fp, lr}^ │ │ │ │ @ instruction: 0x46384479 │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9313 │ │ │ │ @ instruction: 0xf75b0300 │ │ │ │ - movwcs lr, #6650 @ 0x19fa │ │ │ │ + movwcs lr, #6706 @ 0x1a32 │ │ │ │ stccs 3, cr9, [r0], {13} │ │ │ │ addshi pc, r6, r0 │ │ │ │ @ instruction: 0xf10d4b56 │ │ │ │ @ instruction: 0x46820834 │ │ │ │ ldmdbeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ movwls r5, #18667 @ 0x48eb │ │ │ │ stmiapl fp!, {r0, r1, r4, r6, r8, r9, fp, lr}^ │ │ │ │ - blmi 15ee2f0 <__read_chk@plt+0x1588f1c> │ │ │ │ + blmi 15ee280 <__read_chk@plt+0x1588eac> │ │ │ │ ldrbtmi r9, [fp], #-1547 @ 0xfffff9f5 │ │ │ │ - blmi 15ae304 <__read_chk@plt+0x1548f30> │ │ │ │ + blmi 15ae294 <__read_chk@plt+0x1548ec0> │ │ │ │ andshi pc, r8, sp, asr #17 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ ldrbtmi r4, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ eor r9, r2, sl, lsl #6 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ streq pc, [r2, #-65] @ 0xffffffbf │ │ │ │ @ instruction: 0xf1bb9b0a │ │ │ │ @ instruction: 0xf8c80f00 │ │ │ │ svclt 0x00085028 │ │ │ │ @ instruction: 0x4658469b │ │ │ │ - ldc2l 0, cr15, [sl, #996] @ 0x3e4 │ │ │ │ + stc2 0, cr15, [r2, #996] @ 0x3e4 │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ stmdavs r2!, {r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ ldrvs r6, [sl], #-2276 @ 0xfffff71c │ │ │ │ bicsvs r2, sl, #0, 4 │ │ │ │ stmdbls r6, {r2, r6, r9, fp, lr} │ │ │ │ orrsvs r4, sl, sl, ror r4 │ │ │ │ andsvs r9, sl, #4, 20 @ 0x4000 │ │ │ │ @@ -168159,152 +168131,152 @@ │ │ │ │ svccs 0x0000b000 │ │ │ │ strbmi fp, [r7], -r8, lsl #30 │ │ │ │ @ instruction: 0xf1bb9b09 │ │ │ │ svclt 0x00080f00 │ │ │ │ @ instruction: 0xf015469b │ │ │ │ bicle r0, ip, r2, lsl #10 │ │ │ │ @ instruction: 0xf75b4658 │ │ │ │ - vstrne d14, [r1, #656] @ 0x290 │ │ │ │ + vstrne d14, [r1, #880] @ 0x370 │ │ │ │ strmi r4, [r8], -r6, lsl #12 │ │ │ │ @ instruction: 0xf0e09107 │ │ │ │ - bls 4486d0 <__read_chk@plt+0x3e32fc> │ │ │ │ + bls 448500 <__read_chk@plt+0x3e312c> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ ldmdavs r0, {r3, r8, r9, fp, ip, pc}^ │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8cd9907 │ │ │ │ @ instruction: 0xf75bb004 │ │ │ │ - blls 444610 <__read_chk@plt+0x3df23c> │ │ │ │ + blls 444680 <__read_chk@plt+0x3df2ac> │ │ │ │ ldrtmi r6, [r3], #-2139 @ 0xfffff7a5 │ │ │ │ sbfx r7, sp, #2, #22 │ │ │ │ movwlt r9, #65035 @ 0xfe0b │ │ │ │ stmdbmi r2!, {r1, r2, r3, r8, sl, fp, sp, pc} │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ strls r4, [lr], #-1145 @ 0xfffffb87 │ │ │ │ strmi lr, [r1], #-2501 @ 0xfffff63b │ │ │ │ strmi lr, [r3], #-2501 @ 0xfffff63b │ │ │ │ - ldmdb r4!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib ip!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4603463a │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ @ instruction: 0xf7849400 │ │ │ │ - bmi 788c84 <__read_chk@plt+0x7238b0> │ │ │ │ + bmi 788c14 <__read_chk@plt+0x723840> │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r5, pc, lsl #2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ andcs r4, r5, #311296 @ 0x4c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb r8, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r0, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf83af7fa │ │ │ │ @ instruction: 0xf75be7e5 │ │ │ │ - svclt 0x0000e8d8 │ │ │ │ - eorseq r5, r1, r8, ror #3 │ │ │ │ + svclt 0x0000e910 │ │ │ │ + eorseq r5, r1, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x0015c2f0 │ │ │ │ - ldrsbteq r5, [r1], -r8 │ │ │ │ + andseq ip, r5, r4, lsl #4 │ │ │ │ + eorseq r5, r1, r8, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ andeq r1, r0, r0, lsl #6 │ │ │ │ - andseq ip, r5, sl, ror #5 │ │ │ │ - eoreq r2, sl, r8, asr r2 │ │ │ │ - eoreq r2, sl, r2, asr r2 │ │ │ │ + @ instruction: 0x0015c1fe │ │ │ │ + eoreq r2, sl, ip, asr r1 │ │ │ │ + eoreq r2, sl, r6, asr r1 │ │ │ │ @ instruction: 0xffffbb91 │ │ │ │ - andseq ip, r5, ip, lsl r2 │ │ │ │ - eorseq r5, r1, sl, lsr #1 │ │ │ │ - @ instruction: 0x0015c1be │ │ │ │ + andseq ip, r5, r0, lsr r1 │ │ │ │ + eorseq r5, r1, sl, lsl r1 │ │ │ │ + ldrsbeq ip, [r5], -r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ strmi fp, [fp], fp, lsl #1 │ │ │ │ ldrmi r4, [r6], -r1, lsl #19 │ │ │ │ strcs r4, [r0], #-2689 @ 0xfffff57f │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ svcmi 0x00804406 │ │ │ │ @ instruction: 0xf5004605 │ │ │ │ stmpl sl, {r6, fp, ip, lr} │ │ │ │ ldmdavs r2, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9209 │ │ │ │ - bllt 108a07c <__read_chk@plt+0x1024ca8> │ │ │ │ + bllt 108a00c <__read_chk@plt+0x1024c38> │ │ │ │ msrcs CPSR_sx, r8 @ │ │ │ │ - ble 9d4084 <__read_chk@plt+0x96ecb0> │ │ │ │ + ble 9d4014 <__read_chk@plt+0x96ec40> │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8dbd067 │ │ │ │ - bcs 111910 <__read_chk@plt+0xac53c> │ │ │ │ + bcs 1118a0 <__read_chk@plt+0xac4cc> │ │ │ │ @ instruction: 0xf898dd63 │ │ │ │ @ instruction: 0xf0122127 │ │ │ │ svclt 0x000c0f01 │ │ │ │ tstcs r7, r3, lsl #2 │ │ │ │ @ instruction: 0x46284a72 │ │ │ │ @ instruction: 0xf776447a │ │ │ │ - strmi pc, [r4], -sp, ror #23 │ │ │ │ + strmi pc, [r4], -pc, ror #23 │ │ │ │ svclt 0x00182c5a │ │ │ │ cmple r8, r8, ror ip │ │ │ │ subsle r2, r2, r8, ror ip │ │ │ │ andcs r4, r5, #111616 @ 0x1b400 │ │ │ │ ldrmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xf7f9447b │ │ │ │ @ instruction: 0xf04fffdb │ │ │ │ ldrsht r3, [r0], -pc │ │ │ │ msrcs CPSR_sxc, r8 @ │ │ │ │ strle r0, [r6, #-2003] @ 0xfffff82d │ │ │ │ svceq 0x0000f1bb │ │ │ │ @ instruction: 0xf8dbd003 │ │ │ │ - bcs 111960 <__read_chk@plt+0xac58c> │ │ │ │ + bcs 1118f0 <__read_chk@plt+0xac51c> │ │ │ │ @ instruction: 0xf898dc33 │ │ │ │ @ instruction: 0xf04220f4 │ │ │ │ @ instruction: 0xf8880204 │ │ │ │ - blmi 1951cc0 <__read_chk@plt+0x18ec8ec> │ │ │ │ + blmi 1951c50 <__read_chk@plt+0x18ec87c> │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4629465a │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ @ instruction: 0xf04f1e33 │ │ │ │ svclt 0x00180061 │ │ │ │ movwls r2, #4865 @ 0x1301 │ │ │ │ movwls sl, #2823 @ 0xb07 │ │ │ │ @ instruction: 0xf0c6464b │ │ │ │ cdpne 12, 0, cr15, cr4, cr1, {7} │ │ │ │ @ instruction: 0x4648da7f │ │ │ │ ldc2l 0, cr15, [r8], {196} @ 0xc4 │ │ │ │ - blmi 16dc278 <__read_chk@plt+0x1676ea4> │ │ │ │ + blmi 16dc208 <__read_chk@plt+0x1676e34> │ │ │ │ mvnmi r2, #0, 2 │ │ │ │ svceq 0x00c058ba │ │ │ │ ldmpl fp!, {r0, r4, sp, lr}^ │ │ │ │ - bmi 1621994 <__read_chk@plt+0x15bc5c0> │ │ │ │ + bmi 1621924 <__read_chk@plt+0x15bc550> │ │ │ │ ldrbtmi r4, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ addhi pc, fp, r0, asr #32 │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ - bmi 14ad90c <__read_chk@plt+0x1448538> │ │ │ │ + bmi 14ad89c <__read_chk@plt+0x14484c8> │ │ │ │ strtmi r2, [r8], -r6, lsl #2 │ │ │ │ @ instruction: 0xf776447a │ │ │ │ - @ instruction: 0x4604fb97 │ │ │ │ + @ instruction: 0x4604fb99 │ │ │ │ smlatbcs r1, r8, r7, lr │ │ │ │ andcs lr, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xf8a4f076 │ │ │ │ @ instruction: 0xf898e7af │ │ │ │ stccs 0, cr2, [r0], {244} @ 0xf4 │ │ │ │ andeq pc, r4, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r8, lsl #17 │ │ │ │ @ instruction: 0xf10ddc02 │ │ │ │ bfi r0, r8, (invalid: 18:12) │ │ │ │ - beq 1986010 <__read_chk@plt+0x1920c3c> │ │ │ │ + beq 1985fa0 <__read_chk@plt+0x1920bcc> │ │ │ │ svceq 0x0017f1ba │ │ │ │ @ instruction: 0xf04fd8f7 │ │ │ │ vadd.i8 d16, d4, d1 │ │ │ │ vsubl.s8 , d0, d20 │ │ │ │ - blx 30a3ac <__read_chk@plt+0x2a4fd8> │ │ │ │ - b 3479c0 <__read_chk@plt+0x2e25ec> │ │ │ │ - bcs 10a1a4 <__read_chk@plt+0xa4dd0> │ │ │ │ + blx 30a33c <__read_chk@plt+0x2a4f68> │ │ │ │ + b 347950 <__read_chk@plt+0x2e257c> │ │ │ │ + bcs 10a134 <__read_chk@plt+0xa4d60> │ │ │ │ @ instruction: 0xf018d135 │ │ │ │ @ instruction: 0xd1a40801 │ │ │ │ svceq 0x0004f1ba │ │ │ │ cdpcc 1, 0, cr13, cr0, cr5, {7} │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2601bf18 │ │ │ │ ldrbmi sl, [sl], -r7, lsl #22 │ │ │ │ @@ -168313,214 +168285,214 @@ │ │ │ │ @ instruction: 0xf8cd9601 │ │ │ │ @ instruction: 0xf8cd8008 │ │ │ │ @ instruction: 0xf0c68020 │ │ │ │ cdpne 12, 0, cr15, cr4, cr3, {4} │ │ │ │ vmlage.f64 d13, d24, d17 │ │ │ │ ldrtmi r9, [r1], -r6, lsl #16 │ │ │ │ cdp2 0, 4, cr15, cr6, cr4, {6} │ │ │ │ - blls 3367c0 <__read_chk@plt+0x2d13ec> │ │ │ │ + blls 336750 <__read_chk@plt+0x2d137c> │ │ │ │ eors fp, r8, fp, lsl r9 │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrmi r9, [r9], -r5, lsl #6 │ │ │ │ - blcs 123e5c <__read_chk@plt+0xbea88> │ │ │ │ + blcs 123dec <__read_chk@plt+0xbea18> │ │ │ │ @ instruction: 0xf1b8d1f8 │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ movwls r9, #35589 @ 0x8b05 │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ @ instruction: 0x4630fe3f │ │ │ │ stc2l 0, cr15, [r2], {196} @ 0xc4 │ │ │ │ strtmi lr, [r2], -r5, lsl #15 │ │ │ │ @ instruction: 0x46284659 │ │ │ │ cdp2 7, 11, cr15, cr12, cr10, {7} │ │ │ │ ldmdbmi ip, {r0, r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldmib sp, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r8, [r9], #-2566 @ 0xfffff5fa │ │ │ │ @ instruction: 0xf75b2000 │ │ │ │ - blx feec3b38 <__read_chk@plt+0xfee5e764> │ │ │ │ + blx feec3ba8 <__read_chk@plt+0xfee5e7d4> │ │ │ │ andls pc, r1, r6, lsl #7 │ │ │ │ @ instruction: 0x46414652 │ │ │ │ ldmdbeq fp, {r3, r5, r9, sl, lr}^ │ │ │ │ strls r2, [r0, #-1280] @ 0xfffffb00 │ │ │ │ @ instruction: 0xf826f7fe │ │ │ │ ldmdbmi r3, {r0, r1, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldmda r2!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda sl!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46034652 │ │ │ │ ldrbmi r2, [r0], -r3, lsl #2 │ │ │ │ @ instruction: 0xff14f7f9 │ │ │ │ @ instruction: 0x4619e75f │ │ │ │ @ instruction: 0xf75ae7d0 │ │ │ │ - svclt 0x0000efb0 │ │ │ │ - eorseq r5, r1, r4, lsr #32 │ │ │ │ + svclt 0x0000efe8 │ │ │ │ + mlaseq r1, r4, r0, r5 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r5, r1, r4, lsl r0 │ │ │ │ - andseq ip, r5, r8, lsr r1 │ │ │ │ - andseq r5, r4, ip, ror sp │ │ │ │ + eorseq r5, r1, r4, lsl #1 │ │ │ │ + andseq ip, r5, ip, asr #32 │ │ │ │ + mulseq r4, r4, ip │ │ │ │ @ instruction: 0xfffff4fd │ │ │ │ andeq r1, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ - eorseq r4, r1, r2, asr pc │ │ │ │ - andseq ip, r5, ip, lsl #1 │ │ │ │ - @ instruction: 0x001bbcda │ │ │ │ - andseq fp, r5, r6, lsr #31 │ │ │ │ + eorseq r4, r1, r2, asr #31 │ │ │ │ + andseq fp, r5, r0, lsr #31 │ │ │ │ + andseq fp, fp, lr, ror #23 │ │ │ │ + @ instruction: 0x0015beba │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq 1347dd0 <__read_chk@plt+0x12e29fc> │ │ │ │ + bleq 1347d60 <__read_chk@plt+0x12e298c> │ │ │ │ ldcmi 2, cr15, [r4, #692] @ 0x2b4 │ │ │ │ @ instruction: 0xf8df4617 │ │ │ │ - blge 75435c <__read_chk@plt+0x6eef88> │ │ │ │ - bvs b47e2c <__read_chk@plt+0xae2a58> │ │ │ │ + blge 7542ec <__read_chk@plt+0x6eef18> │ │ │ │ + bvs b47dbc <__read_chk@plt+0xae29e8> │ │ │ │ movwls r2, #62720 @ 0xf500 │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ ldrbtmi r3, [lr], #-2596 @ 0xfffff5dc │ │ │ │ @ instruction: 0x460c9519 │ │ │ │ ldreq lr, [r3], -sp, asr #19 │ │ │ │ @ instruction: 0xf8df2002 │ │ │ │ ldmpl r3, {r3, r4, r9, fp, ip}^ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ strcc pc, [ip], #2253 @ 0x8cd │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrls sl, [sl, #-2842] @ 0xfffff4e6 │ │ │ │ - blge 7ee718 <__read_chk@plt+0x789344> │ │ │ │ + blge 7ee6a8 <__read_chk@plt+0x7892d4> │ │ │ │ movwls r9, #46363 @ 0xb51b │ │ │ │ ldrls sl, [ip, #-2844] @ 0xfffff4e4 │ │ │ │ - blge 86e71c <__read_chk@plt+0x809348> │ │ │ │ + blge 86e6ac <__read_chk@plt+0x8092d8> │ │ │ │ movwls r9, #34077 @ 0x851d │ │ │ │ - blx 14c5e58 <__read_chk@plt+0x1460a84> │ │ │ │ + @ instruction: 0xf9f6f0d9 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0xf10d8284 │ │ │ │ ldmib r4, {r2, r7, r8, fp}^ │ │ │ │ strbmi r0, [sl], -r0, lsl #2 │ │ │ │ - stc 7, cr15, [ip, #-360]! @ 0xfffffe98 │ │ │ │ + stcl 7, cr15, [r4, #-360]! @ 0xfffffe98 │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ sbcshi pc, pc, r0 │ │ │ │ ldmibne r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldmibcs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstls r2, r9, ror r4 │ │ │ │ stmibne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4690447a │ │ │ │ ldrbtmi r9, [r9], #-1289 @ 0xfffffaf7 │ │ │ │ tstls r5, sl, lsl #10 │ │ │ │ strls r9, [sp, #-1297] @ 0xfffffaef │ │ │ │ strls r9, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ ldrpl lr, [r6, -sp, asr #19] │ │ │ │ - blls 301b68 <__read_chk@plt+0x29c794> │ │ │ │ + blls 301af8 <__read_chk@plt+0x29c724> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d98257 │ │ │ │ ldrbmi r2, [r1], -r0 │ │ │ │ @ instruction: 0xf75a4630 │ │ │ │ - strmi lr, [r3], r8, asr #26 │ │ │ │ + strmi lr, [r3], r0, lsl #27 │ │ │ │ @ instruction: 0x465ab330 │ │ │ │ andcs r4, r9, r1, asr #12 │ │ │ │ - blx 7c5ec0 <__read_chk@plt+0x760aec> │ │ │ │ + @ instruction: 0xf9c2f0d9 │ │ │ │ ldrbmi r6, [r8], -r7, lsr #17 │ │ │ │ @ instruction: 0xf75b6a79 │ │ │ │ - ldmib r4, {r3, r4, r6, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r4, r7, r9, fp, sp, lr, pc}^ │ │ │ │ stmdacs r0, {r9, fp, sp, lr} │ │ │ │ ldmibvs r9!, {r0, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf75b4658 │ │ │ │ - stmdacs r0, {r4, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ stccs 1, cr13, [r0, #-424] @ 0xfffffe58 │ │ │ │ ldrbmi sp, [sl], -r1, ror #3 │ │ │ │ @ instruction: 0x46304651 │ │ │ │ - bl 6478f0 <__read_chk@plt+0x5e251c> │ │ │ │ + bl 1447880 <__read_chk@plt+0x13e24ac> │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ - bvs 1442e0 <__read_chk@plt+0xdef0c> │ │ │ │ + bvs 144270 <__read_chk@plt+0xdee9c> │ │ │ │ ldrbmi r4, [r1], -r5, lsl #12 │ │ │ │ @ instruction: 0xf75a4630 │ │ │ │ - strmi lr, [r3], r2, lsr #26 │ │ │ │ + pkhtbmi lr, r3, sl, asr #26 │ │ │ │ bicsle r2, r8, r0, lsl #16 │ │ │ │ @ instruction: 0x6716e9dd │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ - blls 3a9e20 <__read_chk@plt+0x344a4c> │ │ │ │ - blls 3b61dc <__read_chk@plt+0x350e08> │ │ │ │ + blls 3a9db0 <__read_chk@plt+0x3449dc> │ │ │ │ + blls 3b616c <__read_chk@plt+0x350d98> │ │ │ │ cmplt fp, fp, lsl r8 │ │ │ │ cmplt fp, fp, asr r8 │ │ │ │ - blcc 127c28 <__read_chk@plt+0xc2854> │ │ │ │ + blcc 127bb8 <__read_chk@plt+0xc27e4> │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svclt 0x00182d00 │ │ │ │ - blcs 1127c8 <__read_chk@plt+0xad3f4> │ │ │ │ + blcs 112758 <__read_chk@plt+0xad384> │ │ │ │ ldrbthi pc, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xf75a980a │ │ │ │ - blls 3047cc <__read_chk@plt+0x29f3f8> │ │ │ │ - bleq 1462ac <__read_chk@plt+0xe0ed8> │ │ │ │ + blls 30483c <__read_chk@plt+0x29f468> │ │ │ │ + bleq 14623c <__read_chk@plt+0xe0e68> │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ cmplt fp, r1, lsl #22 │ │ │ │ teqlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0xb1286858 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx 1bc5fd6 <__read_chk@plt+0x1b60c02> │ │ │ │ + blx 5c5f66 <__read_chk@plt+0x560b92> │ │ │ │ andsvs r9, r8, pc, lsl #22 │ │ │ │ cmplt fp, r0, lsl fp │ │ │ │ teqlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0xb1286858 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx 18c5fee <__read_chk@plt+0x1860c1a> │ │ │ │ + blx 2c5f7e <__read_chk@plt+0x260baa> │ │ │ │ andsvs r9, r8, ip, lsl #22 │ │ │ │ cmplt fp, sp, lsl #22 │ │ │ │ teqlt fp, fp, lsl r8 │ │ │ │ @ instruction: 0xb1286858 │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - blx 15c6006 <__read_chk@plt+0x1560c32> │ │ │ │ + blx fffc5f94 <__read_chk@plt+0xfff60bc0> │ │ │ │ andsvs r9, r8, fp, lsl #22 │ │ │ │ - blcs 13084c <__read_chk@plt+0xcb478> │ │ │ │ + blcs 1307dc <__read_chk@plt+0xcb408> │ │ │ │ mvnhi pc, #0 │ │ │ │ ldmdavs fp, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r2, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrls r8, [r2], -ip, asr #1 │ │ │ │ - beq 185d88 <__read_chk@plt+0x1209b4> │ │ │ │ + beq 185d18 <__read_chk@plt+0x120944> │ │ │ │ sbc r9, ip, r9, lsl #28 │ │ │ │ @ instruction: 0x46589912 │ │ │ │ - ldmib lr, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 3b81dc <__read_chk@plt+0x352e08> │ │ │ │ + b 6c7954 <__read_chk@plt+0x662580> │ │ │ │ + blls 3b816c <__read_chk@plt+0x352d98> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ usub16mi sl, r1, r0 │ │ │ │ @ instruction: 0x465a4630 │ │ │ │ - b fe9c79d4 <__read_chk@plt+0xfe962600> │ │ │ │ + b ff7c7964 <__read_chk@plt+0xff762590> │ │ │ │ ldmib r4, {r1, r3, ip, pc}^ │ │ │ │ strb r6, [r6, -r0, lsl #20]! │ │ │ │ @ instruction: 0x46589915 │ │ │ │ - stmib ip, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blls 378200 <__read_chk@plt+0x312e2c> │ │ │ │ + b 247978 <__read_chk@plt+0x1e25a4> │ │ │ │ + blls 378190 <__read_chk@plt+0x312dbc> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ usaxmi sl, r1, lr │ │ │ │ @ instruction: 0x465a4630 │ │ │ │ - b fe5479f8 <__read_chk@plt+0xfe4e2624> │ │ │ │ + b ff347988 <__read_chk@plt+0xff2e25b4> │ │ │ │ ldmib r4, {r0, r3, ip, pc}^ │ │ │ │ ldrb r6, [r4, -r0, lsl #20] │ │ │ │ @ instruction: 0x465869f9 │ │ │ │ - ldmib sl!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r2!, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bvs f6a390 <__read_chk@plt+0xf04fbc> │ │ │ │ + bvs f6a320 <__read_chk@plt+0xf04f4c> │ │ │ │ @ instruction: 0xf75b4658 │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ orrhi pc, lr, #64 @ 0x40 │ │ │ │ - blcs 1308ec <__read_chk@plt+0xcb518> │ │ │ │ + blcs 13087c <__read_chk@plt+0xcb4a8> │ │ │ │ svcge 0x0043f47f │ │ │ │ @ instruction: 0x46304651 │ │ │ │ @ instruction: 0xf75a465a │ │ │ │ - andls lr, sp, r6, ror sl │ │ │ │ - bvs 14441c <__read_chk@plt+0xdf048> │ │ │ │ + andls lr, sp, lr, lsr #21 │ │ │ │ + bvs 1443ac <__read_chk@plt+0xdefd8> │ │ │ │ svccs 0x0000e739 │ │ │ │ orrshi pc, r3, #64 @ 0x40 │ │ │ │ @ instruction: 0x463d463e │ │ │ │ strls r9, [sl, -sp, lsl #14] │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, sl, ip, pc}^ │ │ │ │ smladls r9, r0, r7, r7 │ │ │ │ stmdane r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ stmdalt r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f4479 │ │ │ │ @ instruction: 0xf75a0a00 │ │ │ │ - blls 605864 <__read_chk@plt+0x5a0490> │ │ │ │ + blls 6058d4 <__read_chk@plt+0x5a0500> │ │ │ │ @ instruction: 0xf50344fb │ │ │ │ @ instruction: 0xf8df5840 │ │ │ │ @ instruction: 0xf8d837f4 │ │ │ │ ldmvs r1, {r7, r9, sp}^ │ │ │ │ @ instruction: 0xf8cd9a14 │ │ │ │ submi sl, r9, #8 │ │ │ │ @ instruction: 0xf50b58d3 │ │ │ │ @@ -168528,15 +168500,15 @@ │ │ │ │ movwls r2, #888 @ 0x378 │ │ │ │ @ instruction: 0xf7d52373 │ │ │ │ ldmdacs r3!, {r0, r1, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ svcge 0x003ff43f │ │ │ │ @ instruction: 0xf0002878 │ │ │ │ stmdacs r5!, {r0, r2, r4, r7, r8, r9, pc}^ │ │ │ │ cmnphi r0, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ - blcs 130964 <__read_chk@plt+0xcb590> │ │ │ │ + blcs 1308f4 <__read_chk@plt+0xcb520> │ │ │ │ subshi pc, r2, #0 │ │ │ │ ldmdavs fp, {r1, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs fp, {r1, r3, r6, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavc fp, {r1, r2, r6, r9, pc} │ │ │ │ svclt 0x00183b00 │ │ │ │ @@ -168544,15 +168516,15 @@ │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df823c │ │ │ │ andcs r1, r5, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xf8cd4650 │ │ │ │ ldrbtmi sl, [r9], #-124 @ 0xffffff84 │ │ │ │ @ instruction: 0xf75aaf1f │ │ │ │ - @ instruction: 0xf8d8ee9a │ │ │ │ + @ instruction: 0xf8d8eed2 │ │ │ │ ldcls 2, cr3, [r4, #-512] @ 0xfffffe00 │ │ │ │ sbcsvc pc, r0, #46137344 @ 0x2c00000 │ │ │ │ @ instruction: 0xf8df68d9 │ │ │ │ @ instruction: 0xf8cd3778 │ │ │ │ submi sl, r9, #8 │ │ │ │ ldrbcs r5, [r8, #-2283]! @ 0xfffff715 │ │ │ │ movwpl lr, #2509 @ 0x9cd │ │ │ │ @@ -168571,278 +168543,278 @@ │ │ │ │ cmneq r8, #104, 6 @ 0xa0000001 │ │ │ │ cmneq r8, #104, 6 @ 0xa0000001 │ │ │ │ cmneq r8, #104, 6 @ 0xa0000001 │ │ │ │ cmneq r8, #1308622848 @ 0x4e000000 │ │ │ │ cmneq r8, #1409286147 @ 0x54000003 │ │ │ │ @ instruction: 0xf1b60386 │ │ │ │ svclt 0x00180a00 │ │ │ │ - beq 185f24 <__read_chk@plt+0x120b50> │ │ │ │ + beq 185eb4 <__read_chk@plt+0x120ae0> │ │ │ │ @ instruction: 0xf04f9612 │ │ │ │ strbmi r0, [r7], -r0, lsl #16 │ │ │ │ @ instruction: 0xf856e00c │ │ │ │ orrslt r3, fp, r7, lsr #32 │ │ │ │ orrlt r6, r8, r8, asr r8 │ │ │ │ cmnlt fp, r3, lsl #16 │ │ │ │ stmdaeq r2, {r3, r8, ip, sp, lr, pc} │ │ │ │ - ldmda sl, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r2, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r3, [r0], #1793 @ 0x701 │ │ │ │ @ instruction: 0xf75a4630 │ │ │ │ - adcsmi lr, r8, #208, 16 @ 0xd00000 │ │ │ │ + adcsmi lr, r8, #8, 18 @ 0x20000 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ movweq pc, #4106 @ 0x100a @ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ subshi pc, sp, #64 @ 0x40 │ │ │ │ ldrtmi r2, [r7], -r0, lsl #12 │ │ │ │ @ instruction: 0xf855e00b │ │ │ │ orrslt r3, r3, r7, lsr #32 │ │ │ │ orrlt r6, r0, r8, asr r8 │ │ │ │ cmnlt r3, r3, lsl #16 │ │ │ │ @ instruction: 0xf75b3602 │ │ │ │ - smladxcc r1, lr, r8, lr │ │ │ │ + smlsdxcc r1, r6, r8, lr │ │ │ │ strtmi r4, [r8], -r6, lsl #8 │ │ │ │ - ldm r2!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia sl!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ svclt 0x00d442b8 │ │ │ │ @ instruction: 0xf00b2300 │ │ │ │ - blcs 10aa5c <__read_chk@plt+0xa5688> │ │ │ │ + blcs 10a9ec <__read_chk@plt+0xa5618> │ │ │ │ cdpcs 1, 0, cr13, cr0, cr9, {7} │ │ │ │ mvnshi pc, r0, asr #32 │ │ │ │ vnmlsge.f64 d9, d14, d14 │ │ │ │ movwcs r6, #2073 @ 0x819 │ │ │ │ stmdbcs r0, {r0, r1, r4, r5, sp, lr} │ │ │ │ rsbshi pc, sp, #0 │ │ │ │ @ instruction: 0x2690f8df │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ - cdp2 1, 15, cr15, cr14, cr1, {0} │ │ │ │ + cdp2 1, 10, cr15, cr6, cr1, {0} │ │ │ │ svccs 0x00006837 │ │ │ │ rsbshi pc, r3, #0 │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blls 3f654c <__read_chk@plt+0x391178> │ │ │ │ - blls 423ef8 <__read_chk@plt+0x3beb24> │ │ │ │ - blcs 123f00 <__read_chk@plt+0xbeb2c> │ │ │ │ - bcs 139af8 <__read_chk@plt+0xd4724> │ │ │ │ + blls 3f64dc <__read_chk@plt+0x391108> │ │ │ │ + blls 423e88 <__read_chk@plt+0x3beab4> │ │ │ │ + blcs 123e90 <__read_chk@plt+0xbeabc> │ │ │ │ + bcs 139a88 <__read_chk@plt+0xd46b4> │ │ │ │ ldmdavs fp!, {r1, r2, r3, r8, ip, lr, pc} │ │ │ │ ldrtmi fp, [r8], -fp, lsr #2 │ │ │ │ - mcr2 0, 6, pc, cr10, cr15, {6} @ │ │ │ │ + mrc2 0, 3, pc, cr2, cr15, {6} │ │ │ │ ldmdavs r7!, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0f96818 │ │ │ │ - ldmdavs r3!, {r0, r1, r3, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 121f94 <__read_chk@plt+0xbcbc0> │ │ │ │ + ldmdavs r3!, {r0, r1, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ + blcs 121f24 <__read_chk@plt+0xbcb50> │ │ │ │ subshi pc, r9, #0 │ │ │ │ tstlt fp, r3, ror #17 │ │ │ │ - blcs 127f2c <__read_chk@plt+0xc2b58> │ │ │ │ + blcs 127ebc <__read_chk@plt+0xc2ae8> │ │ │ │ sbcshi pc, r2, r0, asr #32 │ │ │ │ @ instruction: 0xf10d6831 │ │ │ │ @ instruction: 0xf8df0984 │ │ │ │ andcs r3, r1, #60, 12 @ 0x3c00000 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ andhi pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf94af0c6 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - blx fe8c61f8 <__read_chk@plt+0xfe860e24> │ │ │ │ + blx fe8c6188 <__read_chk@plt+0xfe860db4> │ │ │ │ strmi r9, [r3], -fp, lsl #20 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ - bls 423f50 <__read_chk@plt+0x3beb7c> │ │ │ │ + bls 423ee0 <__read_chk@plt+0x3beb0c> │ │ │ │ strbmi r6, [r7, #-2064] @ 0xfffff7f0 │ │ │ │ strbmi fp, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ andcs fp, r1, #20, 30 @ 0x50 │ │ │ │ strbmi r2, [r3, #-512] @ 0xfffffe00 │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ andeq pc, r1, #2 │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - blls 32a7fc <__read_chk@plt+0x2c5428> │ │ │ │ + blls 32a78c <__read_chk@plt+0x2c53b8> │ │ │ │ cmplt r0, r8, lsl r8 │ │ │ │ ldrdvc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0f9b13f │ │ │ │ - @ instruction: 0x61b8f9d1 │ │ │ │ + @ instruction: 0x61b8f979 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf03e3018 │ │ │ │ stmiavs r3!, {r0, r3, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ cmnle sp, r0, lsl #22 │ │ │ │ @ instruction: 0xf0f04630 │ │ │ │ - @ instruction: 0xf8d9fb3f │ │ │ │ + @ instruction: 0xf8d9fae7 │ │ │ │ stmdbcs r0, {ip} │ │ │ │ andshi pc, r8, #0 │ │ │ │ andcs r9, r0, #1245184 @ 0x130000 │ │ │ │ - blx ff5c7f44 <__read_chk@plt+0xff562b70> │ │ │ │ + blx ff5c7ed4 <__read_chk@plt+0xff562b00> │ │ │ │ @ instruction: 0xf0c44648 │ │ │ │ - blls 308644 <__read_chk@plt+0x2a3270> │ │ │ │ + blls 3085d4 <__read_chk@plt+0x2a3200> │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ - ldmdb r6!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb lr!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4628b115 │ │ │ │ - ldmdb r2!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstlt r3, r9, lsl #22 │ │ │ │ @ instruction: 0xf75a4618 │ │ │ │ - blls 54442c <__read_chk@plt+0x4df058> │ │ │ │ + blls 54449c <__read_chk@plt+0x4df0c8> │ │ │ │ @ instruction: 0x4618b113 │ │ │ │ - stmdb r8!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb r0!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstlt r3, sp, lsl #22 │ │ │ │ @ instruction: 0xf75a980d │ │ │ │ - blls 584418 <__read_chk@plt+0x51f044> │ │ │ │ + blls 584488 <__read_chk@plt+0x51f0b4> │ │ │ │ ldmdals r1, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - ldmdb lr, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ tstlt r3, r2, lsl fp │ │ │ │ @ instruction: 0xf75a4618 │ │ │ │ - stmdals pc, {r1, r3, r4, r8, fp, sp, lr, pc} @ │ │ │ │ + stmdals pc, {r1, r4, r6, r8, fp, sp, lr, pc} @ │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mcr2 0, 2, pc, cr10, cr15, {6} @ │ │ │ │ + ldc2l 0, cr15, [r2, #892]! @ 0x37c │ │ │ │ stmdavs r3, {r1, r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf0dfb10b │ │ │ │ - stmdals fp, {r0, r2, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r2, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mcr2 0, 2, pc, cr0, cr15, {6} @ │ │ │ │ + stc2l 0, cr15, [r8, #892]! @ 0x37c │ │ │ │ stmdavs r3, {r2, r3, fp, ip, pc} │ │ │ │ @ instruction: 0xf0dfb10b │ │ │ │ - stmdals r8, {r0, r1, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r8, {r0, r1, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, lsl #16 │ │ │ │ - mrc2 0, 1, pc, cr6, cr15, {6} │ │ │ │ + ldc2l 0, cr15, [lr, #892] @ 0x37c │ │ │ │ ldrcs pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ strcc pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #9 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ mvnhi pc, #64 @ 0x40 │ │ │ │ ldcmi 2, cr15, [r4, #52] @ 0x34 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x46304651 │ │ │ │ @ instruction: 0xf75a465a │ │ │ │ - ldrdls lr, [r7], -ip │ │ │ │ - bvs 144750 <__read_chk@plt+0xdf37c> │ │ │ │ + andls lr, r7, r4, lsl r9 │ │ │ │ + bvs 1446e0 <__read_chk@plt+0xdf30c> │ │ │ │ svccs 0x0000e59f │ │ │ │ strtmi sp, [r6], -r9, asr #1 │ │ │ │ strtmi r4, [r3], r5, lsr #12 │ │ │ │ strls r4, [r7], #-1698 @ 0xfffff95e │ │ │ │ strls r9, [sp], #-1040 @ 0xfffffbf0 │ │ │ │ strls r9, [r9], #-1041 @ 0xfffffbef │ │ │ │ - blls 543bb4 <__read_chk@plt+0x4de7e0> │ │ │ │ + blls 543b44 <__read_chk@plt+0x4de770> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ @ instruction: 0x4651ad90 │ │ │ │ @ instruction: 0x465a4630 │ │ │ │ - stmia r2, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm sl!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldmib r4, {r4, ip, pc}^ │ │ │ │ str r6, [r6, #2560] @ 0xa00 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stcls 15, cr10, [pc], {125} @ 0x7d │ │ │ │ - blcs 1240d0 <__read_chk@plt+0xbecfc> │ │ │ │ + blcs 124060 <__read_chk@plt+0xbec8c> │ │ │ │ svcge 0x0078f43f │ │ │ │ @ instruction: 0xb12a6902 │ │ │ │ @ instruction: 0xf0df3010 │ │ │ │ - @ instruction: 0xf8d9fdf3 │ │ │ │ + @ instruction: 0xf8d9fd9b │ │ │ │ stmdavs r3!, {} @ │ │ │ │ @ instruction: 0xf8409a0f │ │ │ │ movwcs r3, #3856 @ 0xf10 │ │ │ │ @ instruction: 0xf03e6013 │ │ │ │ strb pc, [r7, -sp, lsr #18]! @ │ │ │ │ stmeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldmib r4, {r8, r9, sp}^ │ │ │ │ @ instruction: 0xf8c80100 │ │ │ │ @ instruction: 0xf75a3000 │ │ │ │ - strmi lr, [r7], -r0, lsl #26 │ │ │ │ + @ instruction: 0x4607ed38 │ │ │ │ @ instruction: 0xf0c3b130 │ │ │ │ @ instruction: 0xf8c8fb9d │ │ │ │ ldrtmi r0, [r8], -r0 │ │ │ │ mrc2 0, 1, pc, cr8, cr3, {3} │ │ │ │ @ instruction: 0xf8d868e3 │ │ │ │ - blcs 112094 <__read_chk@plt+0xaccc0> │ │ │ │ + blcs 112024 <__read_chk@plt+0xacc50> │ │ │ │ addshi pc, r7, r0 │ │ │ │ - blcs 128108 <__read_chk@plt+0xc2d34> │ │ │ │ + blcs 128098 <__read_chk@plt+0xc2cc4> │ │ │ │ addshi pc, r3, r0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavc r3, {r2, r4, r7, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldmdavs r7!, {r0, r2, r3, r7, pc} │ │ │ │ stmibeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ - bleq 1461f4 <__read_chk@plt+0xe0e20> │ │ │ │ - beq fe3464f0 <__read_chk@plt+0xfe2e111c> │ │ │ │ + bleq 146184 <__read_chk@plt+0xe0db0> │ │ │ │ + beq fe346480 <__read_chk@plt+0xfe2e10ac> │ │ │ │ andlt pc, r0, r9, asr #17 │ │ │ │ ldmvs r9!, {r0, r1, r2, r7, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ ldmvs fp!, {r0, r1, r2, r3, r5, r6, r8, r9, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf10d8341 │ │ │ │ vpmax.s8 d16, d16, d8 │ │ │ │ @ instruction: 0x465032ff │ │ │ │ - svc 0x00e6f75a │ │ │ │ + ldmda lr, {r0, r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf88a4650 │ │ │ │ @ instruction: 0xf75ab3ff │ │ │ │ - @ instruction: 0xf8dfeeea │ │ │ │ + @ instruction: 0xf8dfef22 │ │ │ │ @ instruction: 0xf5c01424 │ │ │ │ vhsub.s8 d22, d16, d0 │ │ │ │ ldrbmi r4, [r0], -r1, lsl #6 │ │ │ │ @ instruction: 0xf75a4479 │ │ │ │ - @ instruction: 0x4650eb7a │ │ │ │ - mrc 7, 6, APSR_nzcv, cr12, cr10, {2} │ │ │ │ + @ instruction: 0x4650ebb2 │ │ │ │ + svc 0x0014f75a │ │ │ │ @ instruction: 0xf5c068f9 │ │ │ │ vhsub.s8 d22, d16, d0 │ │ │ │ ldrbmi r4, [r0], -r1, lsl #6 │ │ │ │ - bl 1cc7e7c <__read_chk@plt+0x1c62aa8> │ │ │ │ + bl feac7e0c <__read_chk@plt+0xfea62a38> │ │ │ │ @ instruction: 0xf88a4650 │ │ │ │ @ instruction: 0xf0f9b400 │ │ │ │ - ldmdavs r7!, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r7!, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ strdlt r6, [r3, -fp]! │ │ │ │ andseq pc, ip, r7, lsl #2 │ │ │ │ - blx 12c64f0 <__read_chk@plt+0x126111c> │ │ │ │ + @ instruction: 0xf9eef0f0 │ │ │ │ ldmvs fp!, {r0, r1, r2, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf107b123 │ │ │ │ @ instruction: 0xf0df0008 │ │ │ │ - ldmdavs r7!, {r0, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r7!, {r0, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ strdlt r6, [r3, -fp]! │ │ │ │ andeq pc, ip, r7, lsl #2 │ │ │ │ - ldc2l 0, cr15, [r6, #-892]! @ 0xfffffc84 │ │ │ │ + ldc2 0, cr15, [lr, #-892] @ 0xfffffc84 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - ldc2l 0, cr15, [r0, #-892]! @ 0xfffffc84 │ │ │ │ + ldc2 0, cr15, [r8, #-892] @ 0xfffffc84 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xf8d868e1 │ │ │ │ - bcs 10a164 <__read_chk@plt+0xa4d90> │ │ │ │ + bcs 10a0f4 <__read_chk@plt+0xa4d20> │ │ │ │ rscshi pc, r2, #0 │ │ │ │ ldrbtmi r4, [fp], #-3050 @ 0xfffff416 │ │ │ │ andcc lr, r4, #3358720 @ 0x334000 │ │ │ │ - blmi ffb52978 <__read_chk@plt+0xffaed5a4> │ │ │ │ + blmi ffb52908 <__read_chk@plt+0xffaed534> │ │ │ │ andne lr, r2, sp, asr #19 │ │ │ │ ldrbtmi r4, [fp], #-1616 @ 0xfffff9b0 │ │ │ │ - blmi ffaeed84 <__read_chk@plt+0xffa899b0> │ │ │ │ + blmi ffaeed14 <__read_chk@plt+0xffa89940> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwmi pc, #4672 @ 0x1240 @ │ │ │ │ @ instruction: 0xf75a4619 │ │ │ │ - @ instruction: 0xf8d9eea4 │ │ │ │ + @ instruction: 0xf8d9eedc │ │ │ │ andcs r3, r0, #0 │ │ │ │ strcs pc, [r0], #-2186 @ 0xfffff776 │ │ │ │ @ instruction: 0x4648b113 │ │ │ │ - stc2l 0, cr15, [ip, #-892] @ 0xfffffc84 │ │ │ │ + ldc2l 0, cr15, [r4], #892 @ 0x37c │ │ │ │ @ instruction: 0x46506837 │ │ │ │ - @ instruction: 0xf88ef0f9 │ │ │ │ + @ instruction: 0xf836f0f9 │ │ │ │ ldmdavs r7!, {r3, r4, r5, r7, sp, lr} │ │ │ │ ldrbtmi r4, [r8], #-2268 @ 0xfffff724 │ │ │ │ - @ instruction: 0xf888f0f9 │ │ │ │ + @ instruction: 0xf830f0f9 │ │ │ │ @ instruction: 0xf8d860f8 │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0xf0df4640 │ │ │ │ - ldmdavs r1!, {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r1!, {r0, r1, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r2, r1, lsl #13 │ │ │ │ @ instruction: 0xf0df4640 │ │ │ │ - blmi ff6896a4 <__read_chk@plt+0xff6242d0> │ │ │ │ + blmi ff6894d4 <__read_chk@plt+0xff624100> │ │ │ │ tstcs r0, r4, lsl #4 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - blx 15481c2 <__read_chk@plt+0x14e2dee> │ │ │ │ + blx 1548152 <__read_chk@plt+0x14e2d7e> │ │ │ │ stmdals sl, {r0, r1, r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ - svc 0x00f4f759 │ │ │ │ + stmda ip!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmibmi r0, {r0, r1, r2, r3, r4, r8, r9, sl, fp, sp, pc}^ │ │ │ │ - beq 146328 <__read_chk@plt+0xe0f54> │ │ │ │ + beq 1462b8 <__read_chk@plt+0xe0ee4> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf8c74650 │ │ │ │ @ instruction: 0xf75aa000 │ │ │ │ - @ instruction: 0xf8d8ec5a │ │ │ │ - bls 616c00 <__read_chk@plt+0x5b182c> │ │ │ │ - blmi ff0e4568 <__read_chk@plt+0xff07f194> │ │ │ │ + @ instruction: 0xf8d8ec92 │ │ │ │ + bls 616b90 <__read_chk@plt+0x5b17bc> │ │ │ │ + blmi ff0e44f8 <__read_chk@plt+0xff07f124> │ │ │ │ andge pc, r8, sp, asr #17 │ │ │ │ ldmpl r3, {r0, r3, r6, r9, lr}^ │ │ │ │ movwls r4, #6855 @ 0x1ac7 │ │ │ │ ldrbtmi r2, [sl], #-888 @ 0xfffffc88 │ │ │ │ @ instruction: 0xf5029300 │ │ │ │ cmncs r4, #208, 4 │ │ │ │ @ instruction: 0xf9fef7d5 │ │ │ │ @@ -168858,545 +168830,545 @@ │ │ │ │ @ instruction: 0x01290129 │ │ │ │ @ instruction: 0x01290129 │ │ │ │ @ instruction: 0x01290129 │ │ │ │ andeq r0, pc, #1073741834 @ 0x4000000a │ │ │ │ orrseq r0, r6, r9, lsr #2 │ │ │ │ cmpeq r7, r9, lsr #2 │ │ │ │ svcge 0x001f4630 │ │ │ │ - mcr2 0, 3, pc, cr2, cr15, {6} @ │ │ │ │ + mcr2 0, 0, pc, cr10, cr15, {6} @ │ │ │ │ @ instruction: 0xf04f9b0e │ │ │ │ ldrmi r0, [r9], r0, lsl #16 │ │ │ │ andsvs r6, r8, r8, lsr r0 │ │ │ │ @ instruction: 0xf7594628 │ │ │ │ - @ instruction: 0xf8d9ee9e │ │ │ │ + @ instruction: 0xf8d9eed6 │ │ │ │ strbmi r3, [r0, #-0] │ │ │ │ andcs fp, r0, #212, 30 @ 0x350 │ │ │ │ andeq pc, r1, #11 │ │ │ │ @ instruction: 0xf855b342 │ │ │ │ @ instruction: 0xb32a2028 │ │ │ │ tstlt r9, #5308416 @ 0x510000 │ │ │ │ movwlt r7, #43018 @ 0xa80a │ │ │ │ @ instruction: 0x4638683a │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - bne fed90de8 <__read_chk@plt+0xfed2ba14> │ │ │ │ + bne fed90d78 <__read_chk@plt+0xfed2b9a4> │ │ │ │ stc2 0, cr15, [lr, #860] @ 0x35c │ │ │ │ @ instruction: 0xf7594628 │ │ │ │ - strbmi lr, [r0, #-3716] @ 0xfffff17c │ │ │ │ + strbmi lr, [r0, #-3772] @ 0xfffff144 │ │ │ │ @ instruction: 0xf855dde0 │ │ │ │ - blcs 116354 <__read_chk@plt+0xb0f80> │ │ │ │ + blcs 1162e4 <__read_chk@plt+0xb0f10> │ │ │ │ ldmdavs fp, {r2, r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ sbcsle r2, r9, r0, lsl #22 │ │ │ │ - blcs 12832c <__read_chk@plt+0xc2f58> │ │ │ │ + blcs 1282bc <__read_chk@plt+0xc2ee8> │ │ │ │ ldmdavs sl!, {r1, r2, r4, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d94638 │ │ │ │ ldmibmi r9, {ip, sp} │ │ │ │ - bne fed90e18 <__read_chk@plt+0xfed2ba44> │ │ │ │ + bne fed90da8 <__read_chk@plt+0xfed2b9d4> │ │ │ │ @ instruction: 0xf0d74479 │ │ │ │ @ instruction: 0xe7cbfd75 │ │ │ │ andcs r4, r0, #855638016 @ 0x33000000 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ @ instruction: 0x4640e5be │ │ │ │ @ instruction: 0xf0dfaf1f │ │ │ │ - blls 349b68 <__read_chk@plt+0x2e4794> │ │ │ │ + blls 349998 <__read_chk@plt+0x2e45c4> │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andsvs r6, r8, r8, lsr r0 │ │ │ │ @ instruction: 0xf7594630 │ │ │ │ - blls 345c6c <__read_chk@plt+0x2e0898> │ │ │ │ + blls 345cdc <__read_chk@plt+0x2e0908> │ │ │ │ svclt 0x00d44548 │ │ │ │ @ instruction: 0xf00a2200 │ │ │ │ ldmdavs fp, {r0, r9} │ │ │ │ @ instruction: 0xf856b352 │ │ │ │ teqlt sl, #41 @ 0x29 │ │ │ │ @ instruction: 0xb3296851 │ │ │ │ tstlt sl, #655360 @ 0xa0000 │ │ │ │ @ instruction: 0x4638683a │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ - bl feb10e6c <__read_chk@plt+0xfeaaba98> │ │ │ │ + bl feb10dfc <__read_chk@plt+0xfeaaba28> │ │ │ │ @ instruction: 0xf0d70202 │ │ │ │ ldrtmi pc, [r0], -fp, asr #26 @ │ │ │ │ - mcr 7, 2, pc, cr0, cr9, {2} @ │ │ │ │ - ldclle 5, cr4, [pc, #288] @ 10a454 <__read_chk@plt+0xa5080> │ │ │ │ + mrc 7, 3, APSR_nzcv, cr8, cr9, {2} │ │ │ │ + ldclle 5, cr4, [pc, #288] @ 10a3e4 <__read_chk@plt+0xa5010> │ │ │ │ eorcc pc, r9, r6, asr r8 @ │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ - blcs 1244ac <__read_chk@plt+0xbf0d8> │ │ │ │ + blcs 12443c <__read_chk@plt+0xbf068> │ │ │ │ ldmdavc fp, {r3, r4, r6, r7, ip, lr, pc} │ │ │ │ sbcsle r2, r5, r0, lsl #22 │ │ │ │ ldrtmi r9, [r8], -r8, lsl #22 │ │ │ │ ldmdbmi r9!, {r1, r3, r4, r5, fp, sp, lr}^ │ │ │ │ ldrbtmi r6, [r9], #-2075 @ 0xfffff7e5 │ │ │ │ - bl feb10ea0 <__read_chk@plt+0xfeaabacc> │ │ │ │ + bl feb10e30 <__read_chk@plt+0xfeaaba5c> │ │ │ │ @ instruction: 0xf0d70202 │ │ │ │ @ instruction: 0xe7c9fd31 │ │ │ │ andcs r4, r0, #1124073472 @ 0x43000000 │ │ │ │ stccs 8, cr15, [r1], {3} │ │ │ │ @ instruction: 0xf0efe55e │ │ │ │ - @ instruction: 0xf10dffbb │ │ │ │ + @ instruction: 0xf10dff63 │ │ │ │ strmi r0, [r1], -r4, lsl #19 │ │ │ │ str r6, [r8, #48]! @ 0x30 │ │ │ │ andcs r4, r4, #113664 @ 0x1bc00 │ │ │ │ ldrbtmi r4, [fp], #-1552 @ 0xfffff9f0 │ │ │ │ - blx 2048368 <__read_chk@plt+0x1fe2f94> │ │ │ │ + blx 20482f8 <__read_chk@plt+0x1fe2f24> │ │ │ │ @ instruction: 0xf75ae5e4 │ │ │ │ - @ instruction: 0x4603ed9a │ │ │ │ + @ instruction: 0x4603edd2 │ │ │ │ @ instruction: 0x461f4638 │ │ │ │ - ldc 7, cr15, [r4, #360] @ 0x168 │ │ │ │ + stcl 7, cr15, [ip, #360] @ 0x168 │ │ │ │ ldclne 4, cr4, [r8], #28 │ │ │ │ @ instruction: 0xf0df3702 │ │ │ │ - blls 409ab4 <__read_chk@plt+0x3a46e0> │ │ │ │ + blls 4098e4 <__read_chk@plt+0x3a4510> │ │ │ │ andcs r4, r1, #136314880 @ 0x8200000 │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ - blls 42efb4 <__read_chk@plt+0x3c9be0> │ │ │ │ + blls 42ef44 <__read_chk@plt+0x3c9b70> │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ ldrbtmi r4, [fp], #-2914 @ 0xfffff49e │ │ │ │ @ instruction: 0xf04f9300 │ │ │ │ @ instruction: 0xf75a33ff │ │ │ │ - @ instruction: 0xf80aed8c │ │ │ │ + @ instruction: 0xf80aedc4 │ │ │ │ @ instruction: 0xf8d98007 │ │ │ │ @ instruction: 0xf8400000 │ │ │ │ @ instruction: 0xf03daf10 │ │ │ │ str pc, [r0, #3961]! @ 0xf79 │ │ │ │ @ instruction: 0x4658495b │ │ │ │ @ instruction: 0xf75a4479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ - blls 57e93c <__read_chk@plt+0x519568> │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ + blls 57e8cc <__read_chk@plt+0x5194f8> │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ ldrbmi sl, [r1], -lr, lsr #23 │ │ │ │ @ instruction: 0x465a4630 │ │ │ │ - mcr 7, 7, pc, cr0, cr9, {2} @ │ │ │ │ + svc 0x0018f759 │ │ │ │ ldmib r4, {r0, r4, ip, pc}^ │ │ │ │ @ instruction: 0xf7ff6a00 │ │ │ │ strmi fp, [r5], -r4, lsr #23 │ │ │ │ andsls r4, r1, r6, lsl #12 │ │ │ │ andls r9, r7, sp │ │ │ │ @ instruction: 0xf1b69010 │ │ │ │ @ instruction: 0xf04f0a00 │ │ │ │ svclt 0x00180300 │ │ │ │ - beq 186550 <__read_chk@plt+0x12117c> │ │ │ │ + beq 1864e0 <__read_chk@plt+0x12110c> │ │ │ │ strbt r9, [r7], #777 @ 0x309 │ │ │ │ andcs r4, r3, #75776 @ 0x12800 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf7f9447b │ │ │ │ - blls 3c8cd4 <__read_chk@plt+0x363900> │ │ │ │ + blls 3c8c64 <__read_chk@plt+0x363890> │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r7, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ svclt 0x00183b00 │ │ │ │ stccs 3, cr2, [r0, #-4] │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ - blls 2f6930 <__read_chk@plt+0x29155c> │ │ │ │ + blls 2f68c0 <__read_chk@plt+0x2914ec> │ │ │ │ stmdals r7, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - mcr 7, 6, pc, cr0, cr9, {2} @ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr8, cr9, {2} │ │ │ │ ldrls r9, [r2], -sl, lsl #26 │ │ │ │ stmdals sl, {r0, r1, r2, r7, r8, sl, sp, lr, pc} │ │ │ │ - mrc 7, 5, APSR_nzcv, cr10, cr9, {2} │ │ │ │ + mrc 7, 7, APSR_nzcv, cr2, cr9, {2} │ │ │ │ ldrb r9, [ip, #-1554]! @ 0xfffff9ee │ │ │ │ andcs r4, r5, #950272 @ 0xe8000 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - bl 9c81d0 <__read_chk@plt+0x962dfc> │ │ │ │ + bl 17c8160 <__read_chk@plt+0x1762d8c> │ │ │ │ @ instruction: 0x46034651 │ │ │ │ andscs r2, r0, r2, lsl #4 │ │ │ │ - blx 248458 <__read_chk@plt+0x1e3084> │ │ │ │ - blcs 1310a0 <__read_chk@plt+0xcbccc> │ │ │ │ - blls 3be834 <__read_chk@plt+0x359460> │ │ │ │ - blmi e043d4 <__read_chk@plt+0xd9f000> │ │ │ │ + blx 2483e8 <__read_chk@plt+0x1e3014> │ │ │ │ + blcs 131030 <__read_chk@plt+0xcbc5c> │ │ │ │ + blls 3be7c4 <__read_chk@plt+0x3593f0> │ │ │ │ + blmi e04364 <__read_chk@plt+0xd9ef90> │ │ │ │ ldrmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf9f8f7f9 │ │ │ │ ldmdbmi r0!, {r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r9], #-1624 @ 0xfffff9a8 │ │ │ │ - ldc 7, cr15, [lr, #360]! @ 0x168 │ │ │ │ + ldcl 7, cr15, [r6, #360]! @ 0x168 │ │ │ │ tstmi r8, #22528 @ 0x5800 │ │ │ │ - blge 158769c <__read_chk@plt+0x15222c8> │ │ │ │ + blge 158762c <__read_chk@plt+0x1522258> │ │ │ │ @ instruction: 0x46304651 │ │ │ │ @ instruction: 0xf759465a │ │ │ │ - andsls lr, r6, r4, lsl #29 │ │ │ │ - bvs 144c00 <__read_chk@plt+0xdf82c> │ │ │ │ - bllt 13084b0 <__read_chk@plt+0x12a30dc> │ │ │ │ + @ instruction: 0x9016eebc │ │ │ │ + bvs 144b90 <__read_chk@plt+0xdf7bc> │ │ │ │ + bllt 1308440 <__read_chk@plt+0x12a306c> │ │ │ │ @ instruction: 0xf7ff9d0a │ │ │ │ stmdbmi r6!, {r2, r3, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf75a4479 │ │ │ │ - andcs lr, r2, #244, 20 @ 0xf4000 │ │ │ │ + andcs lr, r2, #44, 22 @ 0xb000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f92010 │ │ │ │ @ instruction: 0xe7c1f9d5 │ │ │ │ - ldrsbteq r4, [r1], -r0 │ │ │ │ - eorseq r4, r1, sl, asr #27 │ │ │ │ + eorseq r4, r1, r0, asr #28 │ │ │ │ + eorseq r4, r1, sl, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq fp, r5, r4, asr #30 │ │ │ │ - andseq r4, r4, r4, ror #6 │ │ │ │ - andseq fp, r5, r4, asr #21 │ │ │ │ - andseq ip, r7, r6, ror #7 │ │ │ │ - andseq r3, r4, r8, lsr #24 │ │ │ │ - eorseq r9, r3, r4, lsr #27 │ │ │ │ + andseq fp, r5, r8, asr lr │ │ │ │ + andseq r4, r4, ip, lsr #5 │ │ │ │ + @ instruction: 0x0015b9d8 │ │ │ │ + @ instruction: 0x0017c2fa │ │ │ │ + andseq r3, r4, r0, ror fp │ │ │ │ + eorseq r9, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ - andseq fp, r5, r2, lsr sp │ │ │ │ + andseq fp, r5, r6, asr #24 │ │ │ │ andeq r1, r0, ip, lsr r2 │ │ │ │ - andseq r2, r7, r2, lsl r6 │ │ │ │ - eoreq r1, sl, sl, ror #20 │ │ │ │ - ldrhteq r4, [r1], -r0 │ │ │ │ - mulseq r7, r0, r3 │ │ │ │ - mulseq r5, lr, r8 │ │ │ │ - andseq fp, r5, r2, lsl #13 │ │ │ │ - @ instruction: 0x0015b8d8 │ │ │ │ - @ instruction: 0x001722da │ │ │ │ - @ instruction: 0x0015b8be │ │ │ │ - @ instruction: 0x0015b8b6 │ │ │ │ - eorseq r9, r3, lr, lsl #17 │ │ │ │ - strdeq r5, [r7], -r8 @ │ │ │ │ - andseq r4, sl, r2, asr r2 │ │ │ │ - andseq fp, r5, r6, lsl r7 │ │ │ │ - @ instruction: 0x0015b6da │ │ │ │ - andseq fp, r5, r4, asr r6 │ │ │ │ - andseq fp, r5, r8, lsl r6 │ │ │ │ - andseq r3, r4, r6, ror #9 │ │ │ │ - andseq fp, r5, lr, asr r6 │ │ │ │ - andseq pc, r4, r6, lsr #13 │ │ │ │ - andseq r3, r4, r4, ror #4 │ │ │ │ + andseq r2, r7, r6, lsr #10 │ │ │ │ + eoreq r1, sl, lr, ror #18 │ │ │ │ + eorseq r4, r1, r0, lsr #18 │ │ │ │ + andseq r2, r7, r4, lsr #5 │ │ │ │ + @ instruction: 0x0015b7b2 │ │ │ │ + mulseq r5, r6, r5 │ │ │ │ + andseq fp, r5, ip, ror #15 │ │ │ │ + andseq r2, r7, lr, ror #3 │ │ │ │ + @ instruction: 0x0015b7d2 │ │ │ │ + andseq fp, r5, sl, asr #15 │ │ │ │ + ldrshteq r9, [r3], -lr │ │ │ │ + eoreq r5, r7, ip, lsl #26 │ │ │ │ + andseq r4, sl, r6, ror #2 │ │ │ │ + andseq fp, r5, sl, lsr #12 │ │ │ │ + andseq fp, r5, lr, ror #11 │ │ │ │ + andseq fp, r5, r8, ror #10 │ │ │ │ + andseq fp, r5, ip, lsr #10 │ │ │ │ + andseq r3, r4, lr, lsr #8 │ │ │ │ + andseq fp, r5, r2, ror r5 │ │ │ │ + @ instruction: 0x0014f5ba │ │ │ │ + andseq r3, r4, ip, lsr #3 │ │ │ │ tstcs r0, r6, lsl #4 │ │ │ │ @ instruction: 0xf0b82001 │ │ │ │ @ instruction: 0x4604fb31 │ │ │ │ stmdacs r0, {r3, r4, r5, sp, lr} │ │ │ │ rschi pc, sp, r0 │ │ │ │ @ instruction: 0xf0df2028 │ │ │ │ - eorcs pc, r8, #56064 @ 0xdb00 │ │ │ │ + eorcs pc, r8, #33536 @ 0x8300 │ │ │ │ @ instruction: 0xf8c92100 │ │ │ │ @ instruction: 0xf7590000 │ │ │ │ - blls 3062f8 <__read_chk@plt+0x2a0f24> │ │ │ │ + blls 306368 <__read_chk@plt+0x2a0f94> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 36a93c <__read_chk@plt+0x305568> │ │ │ │ + blls 36a8cc <__read_chk@plt+0x3054f8> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldrhlt r8, [lr, -r6]! │ │ │ │ @ instruction: 0xb12b6833 │ │ │ │ tstlt fp, fp, asr r8 │ │ │ │ - blcs 128620 <__read_chk@plt+0xc324c> │ │ │ │ + blcs 1285b0 <__read_chk@plt+0xc31dc> │ │ │ │ sbcshi pc, lr, r0, asr #32 │ │ │ │ teqlt fp, r1, lsl fp │ │ │ │ @ instruction: 0xb12b681b │ │ │ │ tstlt fp, fp, asr r8 │ │ │ │ - blcs 128634 <__read_chk@plt+0xc3260> │ │ │ │ + blcs 1285c4 <__read_chk@plt+0xc31f0> │ │ │ │ adchi pc, sl, r0, asr #32 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ ldmdavc fp, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 52a928 <__read_chk@plt+0x4c5554> │ │ │ │ + blls 52a8b8 <__read_chk@plt+0x4c54e4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 46a930 <__read_chk@plt+0x40555c> │ │ │ │ + blls 46a8c0 <__read_chk@plt+0x4054ec> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ stmdavc r3, {r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stcge 0, cr8, [r0], #-812 @ 0xfffffcd4 │ │ │ │ @ instruction: 0x46206839 │ │ │ │ @ instruction: 0xf978f04d │ │ │ │ - bls 61d3c0 <__read_chk@plt+0x5b7fec> │ │ │ │ + bls 61d350 <__read_chk@plt+0x5b7f7c> │ │ │ │ ldmpl r4, {r5, r8, fp, ip, pc}^ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ @ instruction: 0xf76e6820 │ │ │ │ - @ instruction: 0x4648f999 │ │ │ │ - @ instruction: 0xff34f76d │ │ │ │ + @ instruction: 0x4648f9d1 │ │ │ │ + @ instruction: 0xff6cf76d │ │ │ │ stmdavs r4!, {r3, r4, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xff20f0b8 │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ strmi r4, [r1], -r3, ror #22 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7b9447b │ │ │ │ ldrtmi pc, [r8], -r5, asr #19 @ │ │ │ │ @ instruction: 0xf9c0f0b8 │ │ │ │ strtmi lr, [r1], -r6, lsl #14 │ │ │ │ movwcs r9, #2067 @ 0x813 │ │ │ │ @ instruction: 0xf7722201 │ │ │ │ - @ instruction: 0x4604f975 │ │ │ │ + strmi pc, [r4], -sp, lsr #19 │ │ │ │ stmdacs r0, {r3, r4, r5, sp, lr} │ │ │ │ - blmi 173e7fc <__read_chk@plt+0x16d9428> │ │ │ │ + blmi 173e78c <__read_chk@plt+0x16d93b8> │ │ │ │ ldmpl r3, {r2, r4, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf0b8681c │ │ │ │ movwcs pc, #3843 @ 0xf03 @ │ │ │ │ - blmi 16af270 <__read_chk@plt+0x1649e9c> │ │ │ │ + blmi 16af200 <__read_chk@plt+0x1649e2c> │ │ │ │ andcs r4, r1, #1048576 @ 0x100000 │ │ │ │ ldrbtmi r4, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ @ instruction: 0xf9a8f7b9 │ │ │ │ @ instruction: 0xf0b84638 │ │ │ │ strbt pc, [r9], r3, lsr #19 @ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ stmdavs fp!, {r0, r1, r2, r5, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavc fp, {r0, r1, r2, r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ andcs sl, r6, #3504 @ 0xdb0 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ - blx fe44698c <__read_chk@plt+0xfe3e15b8> │ │ │ │ + blx fe44691c <__read_chk@plt+0xfe3e1548> │ │ │ │ eorsvs r4, r8, r4, lsl #12 │ │ │ │ rsbsle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0x9114f8df │ │ │ │ stmdaeq r4, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #1024 @ 0x400 │ │ │ │ @ instruction: 0xf858e00d │ │ │ │ orrlt r3, fp, r4, lsl #30 │ │ │ │ cmnlt r9, r9, asr r8 │ │ │ │ cmnlt fp, fp, lsl #16 │ │ │ │ strcc r6, [r1], #-2435 @ 0xfffff67d │ │ │ │ ldmdavs r8!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ stmibvs r3, {r0, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0x46284798 │ │ │ │ - stcl 7, cr15, [r6], #-356 @ 0xfffffe9c │ │ │ │ + ldc 7, cr15, [lr], {89} @ 0x59 │ │ │ │ adcmi r4, r3, #3145728 @ 0x300000 │ │ │ │ stclle 8, cr6, [sl], #224 @ 0xe0 │ │ │ │ - bls 61d3c0 <__read_chk@plt+0x5b7fec> │ │ │ │ + bls 61d350 <__read_chk@plt+0x5b7f7c> │ │ │ │ ldmdavs ip, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ mrc2 0, 5, pc, cr12, cr8, {5} │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ @ instruction: 0x46014b34 │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ @ instruction: 0xf7b9447b │ │ │ │ ldrtmi pc, [r8], -r1, ror #18 @ │ │ │ │ @ instruction: 0xf95cf0b8 │ │ │ │ @ instruction: 0xf8d9e6a2 │ │ │ │ stmdals r9, {lr} │ │ │ │ - blx ffcc68ea <__read_chk@plt+0xffc61516> │ │ │ │ + blx ffcc687a <__read_chk@plt+0xffc614a6> │ │ │ │ strb r6, [r2, -r0, lsr #3] │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0739811 │ │ │ │ eorvs pc, r0, #236544 @ 0x39c00 │ │ │ │ stmdbmi r9!, {r1, r2, r3, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ - ldmib sl!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r2!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ andcs r2, r4, r2, lsl #4 │ │ │ │ @ instruction: 0xf89cf7f9 │ │ │ │ stmdbmi r4!, {r3, r7, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7f24479 │ │ │ │ ldrbtmi r4, [fp], #-2851 @ 0xfffff4dd │ │ │ │ str r4, [fp, #-1562] @ 0xfffff9e6 │ │ │ │ @ instruction: 0xf10d69fb │ │ │ │ - blcs 10d17c <__read_chk@plt+0xa7da8> │ │ │ │ + blcs 10d10c <__read_chk@plt+0xa7d38> │ │ │ │ stclge 4, cr15, [fp], #252 @ 0xfc │ │ │ │ - beq fe346b98 <__read_chk@plt+0xfe2e17c4> │ │ │ │ + beq fe346b28 <__read_chk@plt+0xfe2e1754> │ │ │ │ @ instruction: 0xf8d9e4e0 │ │ │ │ stmdals r7, {lr} │ │ │ │ - blx ff24693e <__read_chk@plt+0xff1e156a> │ │ │ │ + blx ff2468ce <__read_chk@plt+0xff1e14fa> │ │ │ │ str r6, [lr, -r0, rrx] │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0734630 │ │ │ │ strhvs pc, [r0, #189]! @ 0xbd @ │ │ │ │ @ instruction: 0xf8d9e71a │ │ │ │ strtmi r4, [r8], -r0 │ │ │ │ - blx feec695a <__read_chk@plt+0xfee61586> │ │ │ │ + blx feec68ea <__read_chk@plt+0xfee61516> │ │ │ │ str r6, [r6, -r0, ror #4]! │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - ldc2 0, cr15, [r6, #992] @ 0x3e0 │ │ │ │ + ldc2 0, cr15, [lr, #-992]! @ 0xfffffc20 │ │ │ │ str r6, [sl, -r0, lsr #2]! │ │ │ │ ldrdmi pc, [r0], -r9 │ │ │ │ - ldc2 0, cr15, [r0, #992] @ 0x3e0 │ │ │ │ + ldc2 0, cr15, [r8, #-992]! @ 0xfffffc20 │ │ │ │ str r6, [lr, -r0, lsr #1]! │ │ │ │ @ instruction: 0xf10d69fb │ │ │ │ - blcs 10d1d0 <__read_chk@plt+0xa7dfc> │ │ │ │ + blcs 10d160 <__read_chk@plt+0xa7d8c> │ │ │ │ strb sp, [r5], #470 @ 0x1d6 │ │ │ │ ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ @ instruction: 0xf75ae7bb │ │ │ │ - svclt 0x0000e900 │ │ │ │ + svclt 0x0000e938 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - mulseq r5, ip, r4 │ │ │ │ - eoreq r8, r4, r6, lsr #25 │ │ │ │ - eoreq pc, r9, r2, lsl r7 @ │ │ │ │ - eoreq r2, r9, r0, ror fp │ │ │ │ - andseq r3, r4, ip, lsr #16 │ │ │ │ - andseq r3, r4, r4, lsl r8 │ │ │ │ - strdeq r1, [sl], -r2 @ │ │ │ │ - andseq r3, r4, r6, lsr #15 │ │ │ │ + @ instruction: 0x0015b3b0 │ │ │ │ + strhteq r8, [r4], -sl │ │ │ │ + eoreq pc, r9, r6, lsl r6 @ │ │ │ │ + eoreq r2, r9, r4, lsl #21 │ │ │ │ + andseq r3, r4, r4, ror r7 │ │ │ │ + andseq r3, r4, ip, asr r7 │ │ │ │ + strdeq r1, [sl], -r6 @ │ │ │ │ + andseq r3, r4, lr, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec619ec <__read_chk@plt+0xfebfc618> │ │ │ │ + bl fec6197c <__read_chk@plt+0xfebfc5a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdbmi sp, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ andsmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ ldrbtmi r2, [r9], #-769 @ 0xfffffcff │ │ │ │ bicvs r1, fp, #136, 16 @ 0x880000 │ │ │ │ - bl 9c856c <__read_chk@plt+0x963198> │ │ │ │ + bl 17c84fc <__read_chk@plt+0x1763128> │ │ │ │ ldrbtmi r4, [r8], #-2073 @ 0xfffff7e7 │ │ │ │ @ instruction: 0x3740f8d0 │ │ │ │ @ instruction: 0xf500b11b │ │ │ │ @ instruction: 0xf0df60e8 │ │ │ │ - blmi 6c905c <__read_chk@plt+0x663c88> │ │ │ │ + blmi 6c8e8c <__read_chk@plt+0x663ab8> │ │ │ │ ldmvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - ldc2l 0, cr15, [r2, #-992] @ 0xfffffc20 │ │ │ │ + ldc2l 0, cr15, [sl], #992 @ 0x3e0 │ │ │ │ ldrbtmi r4, [fp], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0x2744f8d3 │ │ │ │ strbeq pc, [r0, -r3, asr #17] @ │ │ │ │ vand d11, d3, d10 │ │ │ │ @ instruction: 0xf0df7044 │ │ │ │ - @ instruction: 0x4c10fa01 │ │ │ │ + @ instruction: 0x4c10f9a9 │ │ │ │ stmdbvs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - stc2l 0, cr15, [r2, #-992] @ 0xfffffc20 │ │ │ │ + stc2l 0, cr15, [sl], #992 @ 0x3e0 │ │ │ │ stmiavs r2!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ tstlt sl, r4, asr #14 │ │ │ │ andeq pc, ip, r4, lsl #2 │ │ │ │ - @ instruction: 0xf9f2f0df │ │ │ │ + @ instruction: 0xf99af0df │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ @ instruction: 0xb1236903 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ @ instruction: 0xf0df3010 │ │ │ │ - @ instruction: 0xbd10b9e9 │ │ │ │ - eorseq r4, r7, r2, ror #4 │ │ │ │ - eorseq r5, r7, lr, asr #6 │ │ │ │ - eorseq r4, r7, r4, asr #4 │ │ │ │ - eorseq r5, r7, r2, lsr r3 │ │ │ │ - eorseq r4, r7, r4, lsr #4 │ │ │ │ - eorseq r5, r7, r0, lsl r3 │ │ │ │ - eorseq r4, r7, r6, lsl #4 │ │ │ │ + @ instruction: 0xbd10b991 │ │ │ │ + ldrsbteq r4, [r7], -r2 │ │ │ │ + ldrhteq r5, [r7], -lr │ │ │ │ + ldrhteq r4, [r7], -r4 │ │ │ │ + eorseq r5, r7, r2, lsr #7 │ │ │ │ + mlaseq r7, r4, r2, r4 │ │ │ │ + eorseq r5, r7, r0, lsl #7 │ │ │ │ + eorseq r4, r7, r6, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec61a8c <__read_chk@plt+0xfebfc6b8> │ │ │ │ + bl fec61a1c <__read_chk@plt+0xfebfc648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ @ instruction: 0xf8d4447c │ │ │ │ stmdblt r3, {r5, r6, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf104bd10 │ │ │ │ @ instruction: 0xf0df000c │ │ │ │ - @ instruction: 0xf104f9c9 │ │ │ │ + @ instruction: 0xf104f971 │ │ │ │ @ instruction: 0xf0df0010 │ │ │ │ - @ instruction: 0xf640f9c5 │ │ │ │ + @ instruction: 0xf640f96d │ │ │ │ @ instruction: 0x4620421c │ │ │ │ @ instruction: 0xf75a18a1 │ │ │ │ - blvs ffa053dc <__read_chk@plt+0xff9a0008> │ │ │ │ - blmi 4b6f6c <__read_chk@plt+0x451b98> │ │ │ │ + blvs ffa0544c <__read_chk@plt+0xff9a0078> │ │ │ │ + blmi 4b6efc <__read_chk@plt+0x451b28> │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ tstlt r8, r0, asr #14 │ │ │ │ - ldc2l 0, cr15, [ip], #992 @ 0x3e0 │ │ │ │ - bmi 41d4fc <__read_chk@plt+0x3b8128> │ │ │ │ + stc2 0, cr15, [r4], #992 @ 0x3e0 │ │ │ │ + bmi 41d48c <__read_chk@plt+0x3b80b8> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x3744f8d3 │ │ │ │ ldrsblt r6, [fp, -r0] │ │ │ │ @ instruction: 0xf0f84618 │ │ │ │ - @ instruction: 0x4603fcf1 │ │ │ │ + @ instruction: 0x4603fc99 │ │ │ │ ldrbtmi r4, [sl], #-2567 @ 0xfffff5f9 │ │ │ │ - blmi 2e2d38 <__read_chk@plt+0x27d964> │ │ │ │ + blmi 2e2cc8 <__read_chk@plt+0x27d8f4> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ ldclt 3, cr6, [r0, #-872] @ 0xfffffc98 │ │ │ │ - eorseq r4, r7, r8, asr #3 │ │ │ │ - mlaseq r7, r4, r2, r5 │ │ │ │ - eorseq r5, r7, r4, lsl #5 │ │ │ │ - eorseq r4, r7, sl, lsl #3 │ │ │ │ - eorseq r4, r7, r6, ror r1 │ │ │ │ - eorseq r4, r7, lr, ror #2 │ │ │ │ + eorseq r4, r7, r8, lsr r2 │ │ │ │ + eorseq r5, r7, r4, lsl #6 │ │ │ │ + ldrshteq r5, [r7], -r4 │ │ │ │ + ldrshteq r4, [r7], -sl │ │ │ │ + eorseq r4, r7, r6, ror #3 │ │ │ │ + ldrsbteq r4, [r7], -lr │ │ │ │ stcle 8, cr2, [r1], {9} │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ stcle 8, cr2, [r1], {99} @ 0x63 │ │ │ │ ldrbmi r2, [r0, -r2]! │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec61b24 <__read_chk@plt+0xfebfc750> │ │ │ │ + bl fec61ab4 <__read_chk@plt+0xfebfc6e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf5b00ff8 │ │ │ │ svclt 0x00b87f7a │ │ │ │ - ble 15353c <__read_chk@plt+0xee168> │ │ │ │ + ble 1534cc <__read_chk@plt+0xee0f8> │ │ │ │ stclt 12, cr1, [r8, #-352] @ 0xfffffea0 │ │ │ │ bicspl pc, r3, #68, 12 @ 0x4400000 │ │ │ │ msreq SPSR_x, #268435468 @ 0x1000000c │ │ │ │ - blx fe1d084e <__read_chk@plt+0xfe16b47a> │ │ │ │ - bl ff196948 <__read_chk@plt+0xff131574> │ │ │ │ + blx fe1d07de <__read_chk@plt+0xfe16b40a> │ │ │ │ + bl ff1968d8 <__read_chk@plt+0xff131504> │ │ │ │ @ instruction: 0xf7ff10a0 │ │ │ │ @ instruction: 0xf020ffdf │ │ │ │ - blcs 1cb564 <__read_chk@plt+0x166190> │ │ │ │ + blcs 1cb4f4 <__read_chk@plt+0x166120> │ │ │ │ andcc fp, r4, r8, lsl #30 │ │ │ │ stmdacs r2, {r0, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ movweq pc, #4352 @ 0x1100 @ │ │ │ │ andcs fp, r6, r8, lsl #30 │ │ │ │ - blcs 2fed04 <__read_chk@plt+0x299930> │ │ │ │ + blcs 2fec94 <__read_chk@plt+0x2998c0> │ │ │ │ stmdacs r1, {r1, r3, ip, lr, pc} │ │ │ │ movweq pc, #8448 @ 0x2100 @ │ │ │ │ andcs fp, r5, r8, lsl #30 │ │ │ │ - blcs 2fecf4 <__read_chk@plt+0x299920> │ │ │ │ + blcs 2fec84 <__read_chk@plt+0x2998b0> │ │ │ │ andcs fp, r9, r8, lsl #30 │ │ │ │ stclt 1, cr13, [r8, #-872] @ 0xfffffc98 │ │ │ │ stclt 0, cr2, [r8, #-40] @ 0xffffffd8 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec61b90 <__read_chk@plt+0xfebfc7bc> │ │ │ │ + bl fec61b20 <__read_chk@plt+0xfebfc74c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ andcs r4, r0, #622592 @ 0x98000 │ │ │ │ ldrbtmi r4, [r9], #-3622 @ 0xfffff1da │ │ │ │ andls r4, r0, #38912 @ 0x9800 │ │ │ │ - bmi a9bba0 <__read_chk@plt+0xa367cc> │ │ │ │ + bmi a9bb30 <__read_chk@plt+0xa3675c> │ │ │ │ stmpl sl, {r2, r9, sl, lr} │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ eorsle r2, r2, r0, lsl #22 │ │ │ │ ldmvs sl, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ stcle 2, cr4, [r2, #-580]! @ 0xfffffdbc │ │ │ │ smlabbcs r6, r0, r1, fp │ │ │ │ adcscc pc, r9, r4, lsl #12 │ │ │ │ ldc2 0, cr15, [r2, #-844] @ 0xfffffcb4 │ │ │ │ andls r2, r0, r0, lsl #2 │ │ │ │ strmi r4, [r8], -r2, lsr #12 │ │ │ │ - @ instruction: 0xff30f0dc │ │ │ │ + mrc2 0, 6, pc, cr8, cr12, {6} │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ - ldc2 0, cr15, [r0], {221} @ 0xdd │ │ │ │ + ldc2 0, cr15, [r8], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xb1289800 │ │ │ │ @ instruction: 0xf0d32100 │ │ │ │ @ instruction: 0x4668fcfd │ │ │ │ ldc2l 0, cr15, [r0], {211} @ 0xd3 │ │ │ │ ldmpl r3!, {r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf75a6818 │ │ │ │ - bmi 4857cc <__read_chk@plt+0x4203f8> │ │ │ │ + bmi 48583c <__read_chk@plt+0x420468> │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ stmdacs r0, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ strb sp, [fp, pc, asr #3]! │ │ │ │ - svc 0x00c4f759 │ │ │ │ - eorseq r3, r1, r6, ror #29 │ │ │ │ - eorseq r3, r1, r0, ror #29 │ │ │ │ + svc 0x00fcf759 │ │ │ │ + eorseq r3, r1, r6, asr pc │ │ │ │ + eorseq r3, r1, r0, asr pc │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r3, r1, lr, ror #28 │ │ │ │ + ldrsbteq r3, [r1], -lr │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ addmi r6, r2, #1703936 @ 0x1a0000 │ │ │ │ andcs fp, r0, #4, 30 │ │ │ │ @ instruction: 0x4770601a │ │ │ │ - eorseq r4, r7, lr │ │ │ │ + eorseq r4, r7, lr, ror r0 │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ cmplt fp, r3, lsl #17 │ │ │ │ stccc 8, cr15, [r1], {144} @ 0x90 │ │ │ │ @ instruction: 0xf890b143 │ │ │ │ @ instruction: 0xb12b3c0d │ │ │ │ tstpmi sp, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andmi pc, r1, r0, lsl #12 │ │ │ │ ldcllt 0, cr15, [r6], #-844 @ 0xfffffcb4 │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ - ldrshteq r3, [r7], -sl │ │ │ │ + eorseq r4, r7, sl, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec61c90 <__read_chk@plt+0xfebfc8bc> │ │ │ │ + bl fec61c20 <__read_chk@plt+0xfebfc84c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf0b60ff0 │ │ │ │ asrslt pc, r5, #21 @ │ │ │ │ strmi r7, [r4], -r5, lsl #16 │ │ │ │ stmdavc r3, {r0, r2, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf75ab17b │ │ │ │ - strtmi lr, [r3], -r8, ror #17 │ │ │ │ + strtmi lr, [r3], -r0, lsr #18 │ │ │ │ and r6, r3, r1, lsl #16 │ │ │ │ @ instruction: 0xb16a789a │ │ │ │ svcpl 0x0001f813 │ │ │ │ andscs pc, r5, r1, lsr r8 @ │ │ │ │ ldrbtle r0, [r7], #1426 @ 0x592 │ │ │ │ svclt 0x00082d00 │ │ │ │ strtmi r2, [r8], -r1, asr #10 │ │ │ │ @@ -169407,67 +169379,67 @@ │ │ │ │ svclt 0x0000e7f5 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ stmdbmi sp!, {r2, r4, r7, ip, sp, pc}^ │ │ │ │ stclmi 2, cr2, [sp], #-0 │ │ │ │ - blmi 1c5bcdc <__read_chk@plt+0x1bf6908> │ │ │ │ + blmi 1c5bc6c <__read_chk@plt+0x1bf6898> │ │ │ │ ldrbtmi r9, [ip], #-517 @ 0xfffffdfb │ │ │ │ stmpl sl, {r2, r3, r5, r6, r9, fp, lr} │ │ │ │ andsls r6, r3, #1179648 @ 0x120000 │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ stmdavs fp!, {r0, r2, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r8, ip, sp, pc} │ │ │ │ addsmi r6, sl, #14352384 @ 0xdb0000 │ │ │ │ - blmi 1a8206c <__read_chk@plt+0x1a1cc98> │ │ │ │ + blmi 1a81ffc <__read_chk@plt+0x1a1cc28> │ │ │ │ mrrcvs 4, 7, r4, sl, cr11 │ │ │ │ subsle r2, fp, r6, lsl #20 │ │ │ │ - bcs 125594 <__read_chk@plt+0xc01c0> │ │ │ │ + bcs 125524 <__read_chk@plt+0xc0150> │ │ │ │ ldmdavs lr, {r0, r1, r3, r6, r8, r9, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r2!, {r0, r1, r5, r7, pc} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r1!, {r0, r1, r2, r4, r7, pc}^ │ │ │ │ eorhi pc, r1, r2, asr r8 @ │ │ │ │ strbmi r6, [r2, #-2394] @ 0xfffff6a6 │ │ │ │ @ instruction: 0xf8c3bf18 │ │ │ │ eorsle r8, sl, r4, lsl r0 │ │ │ │ svcmi 0x00596a36 │ │ │ │ - ldrbtmi r2, [pc], #-262 @ 10ab58 <__read_chk@plt+0xa5784> │ │ │ │ + ldrbtmi r2, [pc], #-262 @ 10aae8 <__read_chk@plt+0xa5714> │ │ │ │ andmi pc, r1, r7, lsl #12 │ │ │ │ mcrr2 0, 13, pc, lr, cr3 @ │ │ │ │ ldrtmi r9, [r0], -r5 │ │ │ │ stc2 0, cr15, [lr, #-860] @ 0xfffffca4 │ │ │ │ - stmib r8!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r0!, {r1, r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbmi r4, [r0], -r6, lsl #12 │ │ │ │ stc2 0, cr15, [r8, #-860] @ 0xfffffca4 │ │ │ │ stmib sp, {r0, r4, r6, r8, r9, fp, lr}^ │ │ │ │ cdpge 6, 0, cr6, cr6, cr1, {0} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ andcs r2, r1, #-939524096 @ 0xc8000000 │ │ │ │ andls r4, r3, r9, lsl r6 │ │ │ │ @ instruction: 0xf75a4630 │ │ │ │ - bvs fef85220 <__read_chk@plt+0xfef1fe4c> │ │ │ │ + bvs fef85290 <__read_chk@plt+0xfef1febc> │ │ │ │ andcs r4, r0, r2, lsr r6 │ │ │ │ - mrc2 0, 2, pc, cr6, cr12, {6} │ │ │ │ + ldc2l 0, cr15, [lr, #880]! @ 0x370 │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ - blx feec6f22 <__read_chk@plt+0xfee61b4e> │ │ │ │ + blx 18c6eb2 <__read_chk@plt+0x1861ade> │ │ │ │ @ instruction: 0xb1289805 │ │ │ │ @ instruction: 0xf0d32100 │ │ │ │ stmdage r5, {r0, r1, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ - blx ffec6f0a <__read_chk@plt+0xffe61b36> │ │ │ │ + blx ffec6e9a <__read_chk@plt+0xffe61ac6> │ │ │ │ stmiapl r3!, {r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf75a6818 │ │ │ │ - bmi 1105618 <__read_chk@plt+0x10a0244> │ │ │ │ + bmi 1105688 <__read_chk@plt+0x10a02b4> │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r4, r2, ror #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldmibvs lr, {r3, r4, fp, sp, lr}^ │ │ │ │ @@ -169477,35 +169449,35 @@ │ │ │ │ ldmdavs pc, {r0, r3, r4, r5, r8, r9, ip, sp, pc}^ @ │ │ │ │ eorne pc, r7, r1, asr r8 @ │ │ │ │ @ instruction: 0xdd222900 │ │ │ │ addsmi r6, r9, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xf852dc1f │ │ │ │ mvnlt r1, r1, lsr #32 │ │ │ │ ldc2 0, cr15, [r4], #-796 @ 0xfffffce4 │ │ │ │ - bvs 177050 <__read_chk@plt+0x111c7c> │ │ │ │ + bvs 176fe0 <__read_chk@plt+0x111c0c> │ │ │ │ teqle fp, r0, lsl #18 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrmi r4, [r0, #2859]! @ 0xb2b │ │ │ │ - bvs fe79be0c <__read_chk@plt+0xfe736a38> │ │ │ │ + bvs fe79bd9c <__read_chk@plt+0xfe7369c8> │ │ │ │ andeq lr, r2, #454656 @ 0x6f000 │ │ │ │ sbcsvc lr, r2, #323584 @ 0x4f000 │ │ │ │ andcs fp, r0, #8, 30 │ │ │ │ sbcle r2, sl, r0, lsl #20 │ │ │ │ ldmdavs lr, {r1, r3, r4, r6, sl, fp, sp, lr}^ │ │ │ │ andsle r2, r2, r6, lsl #20 │ │ │ │ andshi pc, r4, r3, asr #17 │ │ │ │ orrle r2, r7, r0, lsl #28 │ │ │ │ - blmi 9c4a60 <__read_chk@plt+0x95f68c> │ │ │ │ + blmi 9c49f0 <__read_chk@plt+0x95f61c> │ │ │ │ ldrbtmi r2, [fp], #-3584 @ 0xfffff200 │ │ │ │ - b 1ce56b8 <__read_chk@plt+0x1c802e4> │ │ │ │ - b 14cb85c <__read_chk@plt+0x1466488> │ │ │ │ + b 1ce5648 <__read_chk@plt+0x1c80274> │ │ │ │ + b 14cb7ec <__read_chk@plt+0x1466418> │ │ │ │ svclt 0x000873d3 │ │ │ │ - blcs 113858 <__read_chk@plt+0xae484> │ │ │ │ + blcs 1137e8 <__read_chk@plt+0xae414> │ │ │ │ @ instruction: 0xf04fd0b5 │ │ │ │ - blmi 80cc60 <__read_chk@plt+0x7a788c> │ │ │ │ + blmi 80cbf0 <__read_chk@plt+0x7a781c> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andshi pc, ip, r3, asr #17 │ │ │ │ @ instruction: 0xe7726b16 │ │ │ │ andcc r6, r1, #1474560 @ 0x168000 │ │ │ │ @ instruction: 0xf04fd0a9 │ │ │ │ ldrshvs r3, [sl, #-47] @ 0xffffffd1 │ │ │ │ @ instruction: 0xe7694690 │ │ │ │ @@ -169514,134 +169486,134 @@ │ │ │ │ ldrshvs r3, [sl, #-47] @ 0xffffffd1 │ │ │ │ @ instruction: 0xe7624690 │ │ │ │ ldrbtmi r4, [fp], #-2833 @ 0xfffff4ef │ │ │ │ @ instruction: 0xf0c76818 │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d0d0bc │ │ │ │ ldr r8, [fp, r4]! │ │ │ │ - mcr 7, 4, pc, cr12, cr9, {2} @ │ │ │ │ - mlaseq r1, r0, sp, r3 │ │ │ │ - eorseq r3, r1, sl, lsl #27 │ │ │ │ + mcr 7, 6, pc, cr4, cr9, {2} @ │ │ │ │ + eorseq r3, r1, r0, lsl #28 │ │ │ │ + ldrshteq r3, [r1], -sl │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r7, ip, lsr pc │ │ │ │ - eorseq r3, r7, r6, lsl #30 │ │ │ │ - andseq r3, r4, r8, asr r1 │ │ │ │ + eorseq r3, r7, ip, lsr #31 │ │ │ │ + eorseq r3, r7, r6, ror pc │ │ │ │ + andseq r3, r4, r0, lsr #1 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrhteq r3, [r1], -sl │ │ │ │ - eorseq r3, r7, r0, asr #28 │ │ │ │ - eorseq r3, r7, r6, lsl lr │ │ │ │ - ldrshteq r3, [r7], -ip │ │ │ │ - eorseq r3, r7, lr, asr #27 │ │ │ │ + eorseq r3, r1, sl, lsr #26 │ │ │ │ + ldrhteq r3, [r7], -r0 │ │ │ │ + eorseq r3, r7, r6, lsl #29 │ │ │ │ + eorseq r3, r7, ip, ror #28 │ │ │ │ + eorseq r3, r7, lr, lsr lr │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec61ee0 <__read_chk@plt+0xfebfcb0c> │ │ │ │ + bl fec61e70 <__read_chk@plt+0xfebfca9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ andcs r4, r0, #2408448 @ 0x24c000 │ │ │ │ ldrbtmi r4, [r9], #-3219 @ 0xfffff36d │ │ │ │ andls r4, r0, #150528 @ 0x24c00 │ │ │ │ - bmi fe5dbee8 <__read_chk@plt+0xfe576b14> │ │ │ │ + bmi fe5dbe78 <__read_chk@plt+0xfe576aa4> │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ stmiapl r5!, {r9}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ ldmvs fp, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ stcle 2, cr4, [r4, #-616]! @ 0xfffffd98 │ │ │ │ ldrbtmi r4, [fp], #-2955 @ 0xfffff475 │ │ │ │ - bcs 124d88 <__read_chk@plt+0xbf9b4> │ │ │ │ + bcs 124d18 <__read_chk@plt+0xbf944> │ │ │ │ addhi pc, pc, r0 │ │ │ │ - bcs 125290 <__read_chk@plt+0xbfebc> │ │ │ │ + bcs 125220 <__read_chk@plt+0xbfe4c> │ │ │ │ addhi pc, fp, r0, asr #6 │ │ │ │ stmdbcs r0, {r0, r3, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ addhi pc, r7, r0, asr #5 │ │ │ │ tstlt r3, #5963776 @ 0x5b0000 │ │ │ │ movwlt r6, #6169 @ 0x1819 │ │ │ │ @ instruction: 0xf8516858 │ │ │ │ addmi r1, sl, #32 │ │ │ │ ldmdbvs r9, {r0, r1, r3, r4, r8, ip, lr, pc} │ │ │ │ - bvs 7f72b0 <__read_chk@plt+0x791edc> │ │ │ │ + bvs 7f7240 <__read_chk@plt+0x791e6c> │ │ │ │ stcle 2, cr4, [r8], {154} @ 0x9a │ │ │ │ eorne pc, r2, r1, asr r8 @ │ │ │ │ svcmi 0x007db129 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ addmi r6, fp, #536576 @ 0x83000 │ │ │ │ andcs sp, r0, fp, lsl r2 │ │ │ │ - blmi 1edd750 <__read_chk@plt+0x1e7837c> │ │ │ │ + blmi 1edd6e0 <__read_chk@plt+0x1e7830c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 164dd8 <__read_chk@plt+0xffa04> │ │ │ │ + blls 164d68 <__read_chk@plt+0xff994> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ andlt r8, r3, sl, lsr #1 │ │ │ │ @ instruction: 0xf7ffbdf0 │ │ │ │ - bmi 1e4a838 <__read_chk@plt+0x1de5464> │ │ │ │ + bmi 1e4a7c8 <__read_chk@plt+0x1de53f4> │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ rscle r2, sl, r0, lsl #22 │ │ │ │ stmdbcs r0, {r0, r3, r4, r8, fp, sp, lr} │ │ │ │ ldmdbvs r2, {r0, r1, r2, r5, r6, r7, ip, lr, pc}^ │ │ │ │ @ instruction: 0xdde42a00 │ │ │ │ - @ instruction: 0xf0ece7d7 │ │ │ │ - strmi pc, [r6], -r3, lsr #16 │ │ │ │ + @ instruction: 0xf0ebe7d7 │ │ │ │ + strmi pc, [r6], -fp, asr #31 │ │ │ │ sbcsle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0x305ef990 │ │ │ │ @ instruction: 0x205ef890 │ │ │ │ - ble ff7159b0 <__read_chk@plt+0xff6b05dc> │ │ │ │ + ble ff715940 <__read_chk@plt+0xff6b056c> │ │ │ │ strble r0, [r8, #-1872] @ 0xfffff8b0 │ │ │ │ @ instruction: 0x07d96a7b │ │ │ │ movwcs sp, #5187 @ 0x1443 │ │ │ │ tstcs r6, r6, ror #28 │ │ │ │ @ instruction: 0xf606447e │ │ │ │ rsbsvs r4, r3, #1 │ │ │ │ - blx 74711a <__read_chk@plt+0x6e1d46> │ │ │ │ - bvs ffee579c <__read_chk@plt+0xffe803c8> │ │ │ │ + blx 7470aa <__read_chk@plt+0x6e1cd6> │ │ │ │ + bvs ffee572c <__read_chk@plt+0xffe80358> │ │ │ │ ldrbeq r9, [sl, r0] │ │ │ │ smmlareq r8, lr, r4, sp │ │ │ │ @ instruction: 0x0719d43f │ │ │ │ ldmdavs r3!, {r1, r4, r6, sl, ip, lr, pc} │ │ │ │ rsbsle r2, r1, r0, lsl #22 │ │ │ │ ldmvs r8, {r0, r2, r3, r4, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf0914479 │ │ │ │ teqplt r0, fp, ror #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, sp, #2, #25 │ │ │ │ - blmi 1740390 <__read_chk@plt+0x16dafbc> │ │ │ │ - bvs 17dbff0 <__read_chk@plt+0x1776c1c> │ │ │ │ - ldrble r0, [pc, #-1947] @ 10a66d <__read_chk@plt+0xa5299> │ │ │ │ + blmi 1740320 <__read_chk@plt+0x16daf4c> │ │ │ │ + bvs 17dbf80 <__read_chk@plt+0x1776bac> │ │ │ │ + ldrble r0, [pc, #-1947] @ 10a5fd <__read_chk@plt+0xa5229> │ │ │ │ ldrbtmi r4, [sl], #-2646 @ 0xfffff5aa │ │ │ │ andcs r4, r0, r9, lsr r6 │ │ │ │ - ldc2 0, cr15, [r8, #-880] @ 0xfffffc90 │ │ │ │ + stc2l 0, cr15, [r0], {220} @ 0xdc │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ - blx 1f4719c <__read_chk@plt+0x1ee1dc8> │ │ │ │ + blx 94712c <__read_chk@plt+0x8e1d58> │ │ │ │ @ instruction: 0xb1289800 │ │ │ │ @ instruction: 0xf0d32100 │ │ │ │ strbtmi pc, [r8], -r5, ror #21 @ │ │ │ │ - blx fef47184 <__read_chk@plt+0xfeee1db0> │ │ │ │ + blx fef47114 <__read_chk@plt+0xfeee1d40> │ │ │ │ stmiapl r3!, {r0, r1, r3, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf75a6818 │ │ │ │ - andcs lr, r1, r6, asr r9 │ │ │ │ + andcs lr, r1, lr, lsl #19 │ │ │ │ ldrbeq lr, [r2], lr, lsl #15 │ │ │ │ - bvs 2000274 <__read_chk@plt+0x1f9aea0> │ │ │ │ + bvs 2000204 <__read_chk@plt+0x1f9ae30> │ │ │ │ ldrbtle r0, [r8], #1883 @ 0x75b │ │ │ │ ldr r2, [r3, r4, lsl #6]! │ │ │ │ ldrbtmi r4, [sl], #-2629 @ 0xfffff5bb │ │ │ │ - bmi 1284dbc <__read_chk@plt+0x121f9e8> │ │ │ │ + bmi 1284d4c <__read_chk@plt+0x121f978> │ │ │ │ @ instruction: 0xe7d5447a │ │ │ │ ldmdavs r1!, {r2, r6, r9, fp, lr} │ │ │ │ ldrbtmi r6, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ ldc2 0, cr15, [lr, #444]! @ 0x1bc │ │ │ │ - bvs 1ff7410 <__read_chk@plt+0x1f9203c> │ │ │ │ + bvs 1ff73a0 <__read_chk@plt+0x1f91fcc> │ │ │ │ strbtle r0, [r6], #1823 @ 0x71f │ │ │ │ @ instruction: 0x305ef996 │ │ │ │ @ instruction: 0x205ef896 │ │ │ │ - blle b15a80 <__read_chk@plt+0xab06ac> │ │ │ │ + blle b15a10 <__read_chk@plt+0xab063c> │ │ │ │ ldr r2, [fp, r0, lsl #6] │ │ │ │ ldrbtmi r4, [sl], #-2620 @ 0xfffff5c4 │ │ │ │ @ instruction: 0xf896e7c0 │ │ │ │ @ instruction: 0x0798305e │ │ │ │ ldmdavs fp!, {r2, r4, sl, ip, lr, pc} │ │ │ │ ldmdbmi r9!, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ @@ -169650,29 +169622,29 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311df893 │ │ │ │ strle r0, [r5, #-2009] @ 0xfffff827 │ │ │ │ ldrbtmi r4, [fp], #-2867 @ 0xfffff4cd │ │ │ │ @ instruction: 0x079a6a5b │ │ │ │ @ instruction: 0xe7c2d5dc │ │ │ │ ldrbtmi r4, [fp], #-2865 @ 0xfffff4cf │ │ │ │ - blcs 125830 <__read_chk@plt+0xc045c> │ │ │ │ + blcs 1257c0 <__read_chk@plt+0xc03ec> │ │ │ │ sbfx sp, r6, #3, #29 │ │ │ │ ldrbtmi r4, [sl], #-2607 @ 0xfffff5d1 │ │ │ │ @ instruction: 0xf759e79e │ │ │ │ - @ instruction: 0x0753ed76 │ │ │ │ + ldrbeq lr, [r3, -lr, lsr #27] │ │ │ │ svcge 0x0071f53f │ │ │ │ ldrtle r0, [r9], #1751 @ 0x6d7 │ │ │ │ - ldrbtmi r4, [pc], #-3883 @ 10aee0 <__read_chk@plt+0xa5b0c> │ │ │ │ + ldrbtmi r4, [pc], #-3883 @ 10ae70 <__read_chk@plt+0xa5a9c> │ │ │ │ stmdacs r0, {r3, r4, r5, fp, sp, lr} │ │ │ │ - bmi bbf218 <__read_chk@plt+0xb59e44> │ │ │ │ + bmi bbf1a8 <__read_chk@plt+0xb59dd4> │ │ │ │ ldrbtmi r6, [sl], #-2097 @ 0xfffff7cf │ │ │ │ ldc2l 0, cr15, [ip, #-444]! @ 0xfffffe44 │ │ │ │ stmdacs r0, {r3, r8, r9, sp} │ │ │ │ svcge 0x0062f47f │ │ │ │ - bcs 124fe4 <__read_chk@plt+0xbfc10> │ │ │ │ + bcs 124f74 <__read_chk@plt+0xbfba0> │ │ │ │ stmdavs fp!, {r6, r7, ip, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscc pc, r5, r3, r8 @ │ │ │ │ ldrle r0, [r2], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0x305ef896 │ │ │ │ ldrtle r0, [r5], #1945 @ 0x799 │ │ │ │ ldmvs r0, {r0, r1, r2, r3, r4, r8, fp, lr} │ │ │ │ @@ -169680,92 +169652,92 @@ │ │ │ │ ldrdlt pc, [r0, #-179] @ 0xffffff4d │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ @ instruction: 0xf003311d │ │ │ │ subseq r0, fp, r1, lsl #6 │ │ │ │ movwcs lr, #10052 @ 0x2744 │ │ │ │ svclt 0x0000e742 │ │ │ │ - mlaseq r1, r6, fp, r3 │ │ │ │ - mlaseq r1, r0, fp, r3 │ │ │ │ + eorseq r3, r1, r6, lsl #24 │ │ │ │ + eorseq r3, r1, r0, lsl #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r7, r2, asr #26 │ │ │ │ - eorseq r3, r7, r4, lsl #26 │ │ │ │ - eorseq r3, r1, ip, lsl fp │ │ │ │ - ldrsbteq r3, [r7], -r8 │ │ │ │ - mlaseq r7, ip, ip, r3 │ │ │ │ - andseq r4, r7, r4, lsl #4 │ │ │ │ - eorseq r3, r7, ip, asr ip │ │ │ │ - andseq sl, r5, r2, lsr sp │ │ │ │ + ldrhteq r3, [r7], -r2 │ │ │ │ + eorseq r3, r7, r4, ror sp │ │ │ │ + eorseq r3, r1, ip, lsl #23 │ │ │ │ + eorseq r3, r7, r8, asr #26 │ │ │ │ + eorseq r3, r7, ip, lsl #26 │ │ │ │ + andseq r4, r7, r8, lsl r1 │ │ │ │ + eorseq r3, r7, ip, asr #25 │ │ │ │ + andseq sl, r5, r6, asr #24 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - andseq pc, r4, r6, asr r6 @ │ │ │ │ - @ instruction: 0x0015acd8 │ │ │ │ - andseq pc, r4, r6, asr #18 │ │ │ │ - @ instruction: 0x0015acb2 │ │ │ │ - andseq r4, r7, r2, asr r1 │ │ │ │ - eorseq r3, r7, sl, lsr #23 │ │ │ │ - mlaseq r7, lr, fp, r3 │ │ │ │ - @ instruction: 0x001733f6 │ │ │ │ - eorseq r3, r7, lr, ror fp │ │ │ │ - andseq pc, r4, r2, asr #17 │ │ │ │ - ldrsbeq r4, [r7], -r4 @ │ │ │ │ + andseq pc, r4, sl, ror #10 │ │ │ │ + andseq sl, r5, ip, ror #23 │ │ │ │ + andseq pc, r4, sl, asr r8 @ │ │ │ │ + andseq sl, r5, r6, asr #23 │ │ │ │ + andseq r4, r7, r6, rrx │ │ │ │ + eorseq r3, r7, sl, lsl ip │ │ │ │ + eorseq r3, r7, lr, lsl #24 │ │ │ │ + andseq r3, r7, sl, lsl #6 │ │ │ │ + eorseq r3, r7, lr, ror #23 │ │ │ │ + @ instruction: 0x0014f7d6 │ │ │ │ + andseq r3, r7, r8, ror #31 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec621a0 <__read_chk@plt+0xfebfcdcc> │ │ │ │ + bl fec62130 <__read_chk@plt+0xfebfcd5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ addlt ip, r2, r8, lsr #1 │ │ │ │ strdlt r4, [r1, ip] │ │ │ │ @ instruction: 0xf85c4c28 │ │ │ │ stmdavs r4!, {r2, lr} │ │ │ │ strbpl pc, [r0], #-1284 @ 0xfffffafc @ │ │ │ │ addmi pc, r0, #212, 16 @ 0xd40000 │ │ │ │ stmiavs r6!, {r0, r2, r5, fp, sp, lr} │ │ │ │ - bl fea65358 <__read_chk@plt+0xfe9fff84> │ │ │ │ - bl fec0dfe4 <__read_chk@plt+0xfeba8c10> │ │ │ │ + bl fea652e8 <__read_chk@plt+0xfe9fff14> │ │ │ │ + bl fec0df74 <__read_chk@plt+0xfeba8ba0> │ │ │ │ strmi r0, [ip, #3076] @ 0xc04 │ │ │ │ - blmi 981c14 <__read_chk@plt+0x91c840> │ │ │ │ + blmi 981ba4 <__read_chk@plt+0x91c7d0> │ │ │ │ submi pc, r1, #68, 12 @ 0x4400000 │ │ │ │ subeq pc, ip, #192, 4 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ - blmi 894d04 <__read_chk@plt+0x82f930> │ │ │ │ + blmi 894c94 <__read_chk@plt+0x82f8c0> │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ rscvs pc, r9, r3, lsl #10 │ │ │ │ strbcs pc, [fp, -r3, lsl #17] @ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ svclt 0x00a84584 │ │ │ │ andle r2, sl, r0, lsl #20 │ │ │ │ ldcle 2, cr4, [r1], {129} @ 0x81 │ │ │ │ @ instruction: 0xf6444b17 │ │ │ │ vmlal.s q11, d0, d1[1] │ │ │ │ ldrbtmi r0, [fp], #-580 @ 0xfffffdbc │ │ │ │ strbcs pc, [r8, -r3, asr #17] @ │ │ │ │ - blmi 644fb0 <__read_chk@plt+0x5dfbdc> │ │ │ │ + blmi 644f40 <__read_chk@plt+0x5dfb6c> │ │ │ │ subsvc pc, r4, #68, 12 @ 0x4400000 │ │ │ │ subseq pc, r0, #192, 4 │ │ │ │ @ instruction: 0xf8c3447b │ │ │ │ ldrb r2, [lr, r8, asr #14] │ │ │ │ ldcmi 3, cr2, [r0], {100} @ 0x64 │ │ │ │ - blx 1dc21e <__read_chk@plt+0x176e4a> │ │ │ │ + blx 1dc1ae <__read_chk@plt+0x176dda> │ │ │ │ @ instruction: 0xf504f000 │ │ │ │ @ instruction: 0xf13e64e9 │ │ │ │ - stmdbmi sp, {r0, r1, r2, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdbmi sp, {r0, r1, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ strmi r2, [r5], -r4, lsl #6 │ │ │ │ andcs r4, r1, #2030043136 @ 0x79000000 │ │ │ │ strne lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ ldrmi r4, [r9], -r0, lsr #12 │ │ │ │ - svc 0x0044f759 │ │ │ │ + svc 0x007cf759 │ │ │ │ svclt 0x0000e7c9 │ │ │ │ - ldrsbteq r3, [r1], -r8 │ │ │ │ + eorseq r3, r1, r8, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r4, r7, r8, ror fp │ │ │ │ - eorseq r4, r7, lr, ror #22 │ │ │ │ - eorseq r4, r7, sl, asr #22 │ │ │ │ - eorseq r4, r7, r8, lsr fp │ │ │ │ - eorseq r4, r7, ip, lsr #22 │ │ │ │ - andseq sl, r5, r4, lsl #22 │ │ │ │ + eorseq r4, r7, r8, ror #23 │ │ │ │ + ldrsbteq r4, [r7], -lr │ │ │ │ + ldrhteq r4, [r7], -sl │ │ │ │ + eorseq r4, r7, r8, lsr #23 │ │ │ │ + mlaseq r7, ip, fp, r4 │ │ │ │ + andseq sl, r5, r8, lsl sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ cdpmi 4, 12, cr15, cr0, cr15, {2} │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ @@ -169781,15 +169753,15 @@ │ │ │ │ @ instruction: 0xf8df41cc │ │ │ │ cmpcc r4, r4, lsr #24 │ │ │ │ ldmpl r3, {r5, r7, fp, sp, lr}^ │ │ │ │ ldmdavs fp, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ orrhi pc, pc, r0 │ │ │ │ - blcs 12545c <__read_chk@plt+0xc0088> │ │ │ │ + blcs 1253ec <__read_chk@plt+0xc0018> │ │ │ │ ldrthi pc, [r5], #0 @ │ │ │ │ stcmi 8, cr15, [r4], {223} @ 0xdf │ │ │ │ stmdbvs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df823e │ │ │ │ @ instruction: 0xf04f2bfc │ │ │ │ @ instruction: 0xf85533ff │ │ │ │ @@ -169798,152 +169770,152 @@ │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ ldmdavs r5, {r7, r9, sp}^ │ │ │ │ movwcc lr, #43460 @ 0xa9c4 │ │ │ │ svcvc 0x00faf5b5 │ │ │ │ svclt 0x00a86323 │ │ │ │ ldrbvc pc, [sl, #1103]! @ 0x44f @ │ │ │ │ @ instruction: 0xf7596363 │ │ │ │ - ldrdls lr, [r7], -r6 @ │ │ │ │ - blcs ff449494 <__read_chk@plt+0xff3e40c0> │ │ │ │ + eorls lr, r7, lr, lsl #30 │ │ │ │ + blcs ff449424 <__read_chk@plt+0xff3e4050> │ │ │ │ addmi pc, ip, sp, lsl #4 │ │ │ │ - blcc ff34949c <__read_chk@plt+0xff2e40c8> │ │ │ │ + blcc ff34942c <__read_chk@plt+0xff2e4058> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrbtmi r9, [fp], #-42 @ 0xffffffd6 │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r2, r1, #-939524096 @ 0xc8000000 │ │ │ │ @ instruction: 0xf50d4619 │ │ │ │ @ instruction: 0xf7596acb │ │ │ │ - strtmi lr, [r3], -lr, asr #29 │ │ │ │ + strtmi lr, [r3], -r6, lsl #30 │ │ │ │ strcs r4, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ eorsmi pc, r1, r3, lsl #17 │ │ │ │ @ instruction: 0xff82f0d5 │ │ │ │ - blcc fe9494c8 <__read_chk@plt+0xfe8e40f4> │ │ │ │ + blcc fe949458 <__read_chk@plt+0xfe8e4084> │ │ │ │ @ instruction: 0xf80a4606 │ │ │ │ ldrbtmi r4, [fp], #-3280 @ 0xfffff330 │ │ │ │ @ instruction: 0xf50d6899 │ │ │ │ @ instruction: 0x932563b1 │ │ │ │ sbccs fp, r7, #1073741834 @ 0x4000000a │ │ │ │ @ instruction: 0xf7594618 │ │ │ │ - @ instruction: 0xf80aefa4 │ │ │ │ + @ instruction: 0xf80aefdc │ │ │ │ @ instruction: 0xf8db4c09 │ │ │ │ @ instruction: 0xf5033000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ ldrbeq r2, [r0], -r7, lsr #2 │ │ │ │ @ instruction: 0xf8dfd539 │ │ │ │ ldrbtmi r2, [sl], #-2932 @ 0xfffff48c │ │ │ │ - bcc 2262cc <__read_chk@plt+0x1c0ef8> │ │ │ │ + bcc 22625c <__read_chk@plt+0x1c0e88> │ │ │ │ ldmdble r2!, {r0, r9, fp, sp} │ │ │ │ ldrdcc pc, [r0], #131 @ 0x83 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blvs fe72bc28 <__read_chk@plt+0xfe6c6854> │ │ │ │ + blvs fe72bbb8 <__read_chk@plt+0xfe6c67e4> │ │ │ │ mlasvc ip, r3, r8, pc @ │ │ │ │ ldc2l 7, cr15, [r6], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0x9094f8dd │ │ │ │ @ instruction: 0xf0074680 │ │ │ │ strbmi r0, [r4], -r1, lsl #14 │ │ │ │ @ instruction: 0xf7594648 │ │ │ │ - strbmi lr, [sl], -r8, lsl #29 │ │ │ │ + strbmi lr, [sl], -r0, asr #29 │ │ │ │ @ instruction: 0xf1b84601 │ │ │ │ svclt 0x00140f41 │ │ │ │ @ instruction: 0xf0072300 │ │ │ │ ldmdane r0, {r0, r8, r9} │ │ │ │ biceq pc, r8, r1, asr #3 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df84f2 │ │ │ │ cmpcs r2, #40, 22 @ 0xa000 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r2, r1, #67108864 @ 0x4000000 │ │ │ │ - blcc 849558 <__read_chk@plt+0x7e4184> │ │ │ │ + blcc 8494e8 <__read_chk@plt+0x7e4114> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - mrc 7, 3, APSR_nzcv, cr6, cr9, {2} │ │ │ │ + mcr 7, 5, pc, cr14, cr9, {2} @ │ │ │ │ @ instruction: 0xf80a2300 │ │ │ │ stmdals r5!, {r0, r3, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf0d546a9 │ │ │ │ stccs 15, cr15, [r2, #-172] @ 0xffffff54 │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ @ instruction: 0x1cb30902 │ │ │ │ stmibvc r9!, {r0, r3, r5, r9, fp, sp, lr, pc}^ │ │ │ │ streq lr, [r9, #-2981] @ 0xfffff45b │ │ │ │ strtmi r2, [sl], -r2, lsl #26 │ │ │ │ andcs fp, r2, #168, 30 @ 0x2a0 │ │ │ │ rscvc lr, r2, #139264 @ 0x22000 │ │ │ │ - bne fec6fabc <__read_chk@plt+0xfec0a6e8> │ │ │ │ + bne fec6fa4c <__read_chk@plt+0xfec0a678> │ │ │ │ svclt 0x00a842a8 │ │ │ │ - b 91cac0 <__read_chk@plt+0x8b76ec> │ │ │ │ + b 91ca50 <__read_chk@plt+0x8b767c> │ │ │ │ eorls r7, r4, #224, 4 │ │ │ │ adcmi r1, fp, #708608 @ 0xad000 │ │ │ │ vmvn.i16 , #54784 @ 0xd600 │ │ │ │ @ instruction: 0xf8df0302 │ │ │ │ - bne ffc55d64 <__read_chk@plt+0xffbf0990> │ │ │ │ - bhi ff3495b4 <__read_chk@plt+0xff2e41e0> │ │ │ │ + bne ffc55cf4 <__read_chk@plt+0xffbf0920> │ │ │ │ + bhi ff349544 <__read_chk@plt+0xff2e4170> │ │ │ │ ldrbtmi r4, [sl], #-686 @ 0xfffffd52 │ │ │ │ strtmi fp, [lr], -r8, lsr #31 │ │ │ │ @ instruction: 0xf8df9228 │ │ │ │ ldrbtmi r2, [r8], #2752 @ 0xac0 │ │ │ │ - b aafed0 <__read_chk@plt+0xa4aafc> │ │ │ │ + b aafe60 <__read_chk@plt+0xa4aa8c> │ │ │ │ ldrbtmi r7, [sl], #-998 @ 0xfffffc1a │ │ │ │ - bls aefb04 <__read_chk@plt+0xa8a730> │ │ │ │ + bls aefa94 <__read_chk@plt+0xa8a6c0> │ │ │ │ @ instruction: 0x93231ae9 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - bcc 12ff20 <__read_chk@plt+0xcab4c> │ │ │ │ + bcc 12feb0 <__read_chk@plt+0xcaadc> │ │ │ │ @ instruction: 0xf04f932f │ │ │ │ @ instruction: 0x932b0501 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcsls pc, r8, sp, asr #17 │ │ │ │ ldrvs pc, [r0], sp, lsl #10 │ │ │ │ @ instruction: 0x460c4699 │ │ │ │ andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ sbclt pc, r4, sp, asr #17 │ │ │ │ @ instruction: 0xf50d9226 │ │ │ │ eorls r6, r2, #152, 4 @ 0x80000009 │ │ │ │ ldrdcc pc, [r4], #-136 @ 0xffffff78 │ │ │ │ stccs 8, cr9, [r2, #-152] @ 0xffffff68 │ │ │ │ @ instruction: 0xf040bf08 │ │ │ │ - blcs 28b29c <__read_chk@plt+0x225ec8> │ │ │ │ + blcs 28b22c <__read_chk@plt+0x225e58> │ │ │ │ rscshi pc, fp, r0 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8118 │ │ │ │ andcs r1, r5, #100, 20 @ 0x64000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl c9014 <__read_chk@plt+0x63c40> │ │ │ │ + ldc 7, cr15, [r6], #-356 @ 0xfffffe9c │ │ │ │ andls r9, r1, ip, lsr #22 │ │ │ │ movwcs r9, #41728 @ 0xa300 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7594630 │ │ │ │ - @ instruction: 0xf8d8ee0a │ │ │ │ + @ instruction: 0xf8d8ee42 │ │ │ │ stccs 0, cr3, [r3, #-272] @ 0xfffffef0 │ │ │ │ rscshi pc, r2, r0 │ │ │ │ rscvc pc, ip, #713031680 @ 0x2a800000 │ │ │ │ andcs r3, r0, r7, lsl #22 │ │ │ │ subsvc r2, r0, #1024 @ 0x400 │ │ │ │ sbchi pc, ip, r0, asr #4 │ │ │ │ @ instruction: 0xf0d54630 │ │ │ │ @ instruction: 0xf8dffeb5 │ │ │ │ strmi r2, [r3], r8, lsr #20 │ │ │ │ ldmdavs r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - bvs 8eb538 <__read_chk@plt+0x886164> │ │ │ │ + bvs 8eb4c8 <__read_chk@plt+0x8860f4> │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ mrrcvs 0, 8, r8, r3, cr13 │ │ │ │ - blcs 2d9f04 <__read_chk@plt+0x274b30> │ │ │ │ + blcs 2d9e94 <__read_chk@plt+0x274ac0> │ │ │ │ eorshi pc, r9, r1, lsl #4 │ │ │ │ @ instruction: 0xf013e8df │ │ │ │ @ instruction: 0x03200378 │ │ │ │ @ instruction: 0x01b102d5 │ │ │ │ adcseq r0, r1, #1073741868 @ 0x4000002c │ │ │ │ mvnseq r0, r8, asr r2 │ │ │ │ @ instruction: 0xf8df2d00 │ │ │ │ svclt 0x00cc29f4 │ │ │ │ strcs r1, [r0], #-108 @ 0xffffff94 │ │ │ │ ldrbtmi r4, [sl], #-684 @ 0xfffffd54 │ │ │ │ strtmi fp, [ip], -r8, lsr #31 │ │ │ │ mvnvc lr, #36, 20 @ 0x24000 │ │ │ │ - bne ffc6ffb8 <__read_chk@plt+0xffc0abe4> │ │ │ │ - blcc 226484 <__read_chk@plt+0x1c10b0> │ │ │ │ + bne ffc6ff48 <__read_chk@plt+0xffc0ab74> │ │ │ │ + blcc 226414 <__read_chk@plt+0x1c1040> │ │ │ │ strbvc lr, [r5, #2597]! @ 0xa25 │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ ldmdavs r3, {r1, r4, r5, r6, r8, r9, pc} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0x9323813b │ │ │ │ stmibcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x9328447b │ │ │ │ @@ -169954,25 +169926,25 @@ │ │ │ │ @ instruction: 0x46bb463e │ │ │ │ bicvs pc, sl, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x93279726 │ │ │ │ tstls ip, #40, 22 @ 0xa000 │ │ │ │ tstls r6, #34816 @ 0x8800 │ │ │ │ tstls r0, #39936 @ 0x9c00 │ │ │ │ movwls r9, #43813 @ 0xab25 │ │ │ │ - bls a3202c <__read_chk@plt+0x9ccc58> │ │ │ │ - blls b6ff98 <__read_chk@plt+0xb0abc4> │ │ │ │ + bls a31fbc <__read_chk@plt+0x9ccbe8> │ │ │ │ + blls b6ff28 <__read_chk@plt+0xb0ab54> │ │ │ │ tstcc sp, #3358720 @ 0x334000 │ │ │ │ andcs lr, r8, #3358720 @ 0x334000 │ │ │ │ - bls 97202c <__read_chk@plt+0x90cc58> │ │ │ │ + bls 971fbc <__read_chk@plt+0x90cbe8> │ │ │ │ @ instruction: 0xf640911f │ │ │ │ stmib sp, {r3, r4, r5, r7, r8, ip, sp}^ │ │ │ │ @ instruction: 0x464b331a │ │ │ │ strpl lr, [fp, #-2509] @ 0xfffff633 │ │ │ │ ldrvc lr, [r7, -sp, asr #19] │ │ │ │ - bllt 645ae0 <__read_chk@plt+0x5e070c> │ │ │ │ + bllt 645a70 <__read_chk@plt+0x5e069c> │ │ │ │ ldmdahi r1, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ strvs lr, [lr], -sp, asr #19 │ │ │ │ andcs lr, r5, #3358720 @ 0x334000 │ │ │ │ stmib sp, {r0, r1, r5, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df0002 │ │ │ │ @ instruction: 0xf8df095c │ │ │ │ ldrbtmi r2, [r8], #-2396 @ 0xfffff6a4 │ │ │ │ @@ -169992,98 +169964,98 @@ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8756 │ │ │ │ andslt r4, r7, ip, asr #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0x27734630 │ │ │ │ - ldcl 7, cr15, [r0, #-356] @ 0xfffffe9c │ │ │ │ + stc 7, cr15, [r8, #356] @ 0x164 │ │ │ │ mvnvc pc, #713031680 @ 0x2a800000 │ │ │ │ @ instruction: 0xf8df4403 │ │ │ │ andcs r1, r5, #8, 18 @ 0x20000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ stcvc 8, cr15, [r1], {3} │ │ │ │ - bl 1049198 <__read_chk@plt+0xfe3dc4> │ │ │ │ + bl 1e49128 <__read_chk@plt+0x1de3d54> │ │ │ │ ldmcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ streq lr, [r1], -sp, asr #19 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmdals r2!, {r3, r6, r7, r8, r9, sp} │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ - stcl 7, cr15, [r4, #-356] @ 0xfffffe9c │ │ │ │ + ldcl 7, cr15, [ip, #-356]! @ 0xfffffe9c │ │ │ │ @ instruction: 0xf80a2200 │ │ │ │ - bl fef56798 <__read_chk@plt+0xfeef13c4> │ │ │ │ + bl fef56728 <__read_chk@plt+0xfeef1354> │ │ │ │ svclt 0x00180702 │ │ │ │ stmdals r2!, {r0, r8, r9, sl, sp} │ │ │ │ ldc2l 0, cr15, [r6, #852]! @ 0x354 │ │ │ │ movweq lr, #2825 @ 0xb09 │ │ │ │ adcmi r4, r3, #989855744 @ 0x3b000000 │ │ │ │ movwhi pc, #41664 @ 0xa2c0 @ │ │ │ │ eorsle r2, r7, r3, lsl #26 │ │ │ │ str r3, [r9, -r1, lsl #10] │ │ │ │ - blcs 132114 <__read_chk@plt+0xccd40> │ │ │ │ + blcs 1320a4 <__read_chk@plt+0xcccd0> │ │ │ │ addshi pc, r2, r0 │ │ │ │ ldmne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - bl 5c91ec <__read_chk@plt+0x563e18> │ │ │ │ + bl 13c917c <__read_chk@plt+0x1363da8> │ │ │ │ stmdals sp!, {r0, r2, r3, r5, ip, pc} │ │ │ │ ldc2l 0, cr15, [lr, #852] @ 0x354 │ │ │ │ stmdacs r0, {r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ addhi pc, sp, r0 │ │ │ │ ldmne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7594479 │ │ │ │ - @ instruction: 0xf8dfeb04 │ │ │ │ + @ instruction: 0xf8dfeb3c │ │ │ │ mulls r1, r4, r8 │ │ │ │ smlsdx r1, fp, r4, r4 │ │ │ │ @ instruction: 0xf0002b01 │ │ │ │ @ instruction: 0xf8d882cb │ │ │ │ - bcs 1134cc <__read_chk@plt+0xae0f8> │ │ │ │ + bcs 11345c <__read_chk@plt+0xae088> │ │ │ │ svcge 0x0006f43f │ │ │ │ - bcs 125d0c <__read_chk@plt+0xc0938> │ │ │ │ + bcs 125c9c <__read_chk@plt+0xc08c8> │ │ │ │ svcge 0x0002f43f │ │ │ │ rscvc pc, ip, #713031680 @ 0x2a800000 │ │ │ │ andsvc r2, r1, r0, lsl #2 │ │ │ │ @ instruction: 0xf8dfe6fc │ │ │ │ andcs r1, r5, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xf7594479 │ │ │ │ - strbt lr, [r7], r8, ror #21 │ │ │ │ + strbt lr, [r7], r0, lsr #22 │ │ │ │ @ instruction: 0xf8df9d21 │ │ │ │ strtmi r2, [r5], #-2144 @ 0xfffff7a0 │ │ │ │ ldrsbtls pc, [r8], sp @ │ │ │ │ ldrbtmi r2, [sl], #-3328 @ 0xfffff300 │ │ │ │ rsbne fp, ip, ip, asr #31 │ │ │ │ adcmi r2, ip, #0, 8 │ │ │ │ strtmi fp, [ip], -r8, lsr #31 │ │ │ │ mvnvc lr, #36, 20 @ 0x24000 │ │ │ │ - bne ffc70188 <__read_chk@plt+0xffc0adb4> │ │ │ │ - blcc 226654 <__read_chk@plt+0x1c1280> │ │ │ │ + bne ffc70118 <__read_chk@plt+0xffc0ad44> │ │ │ │ + blcc 2265e4 <__read_chk@plt+0x1c1210> │ │ │ │ strbvc lr, [r5, #2597]! @ 0xa25 │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ ldmdavs r3, {r1, r4, r7, r9, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmvs r8, {r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls cebfd0 <__read_chk@plt+0xc86bfc> │ │ │ │ - blcs 1359f8 <__read_chk@plt+0xd0624> │ │ │ │ + blls cebf60 <__read_chk@plt+0xc86b8c> │ │ │ │ + blcs 135988 <__read_chk@plt+0xd05b4> │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ @ instruction: 0x932c2301 │ │ │ │ movwcc r9, #6960 @ 0x1b30 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ @ instruction: 0xf0ea9326 │ │ │ │ - blls acb3cc <__read_chk@plt+0xa65ff8> │ │ │ │ + blls acb1fc <__read_chk@plt+0xa65e28> │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ msrhi SPSR_fsx, #0 │ │ │ │ @ instruction: 0xf50d2700 │ │ │ │ ldrtmi r6, [r8], sl, asr #5 │ │ │ │ ldrtmi r9, [lr], -r7, lsr #4 │ │ │ │ @ instruction: 0x463a46bb │ │ │ │ @ instruction: 0x9726463c │ │ │ │ @ instruction: 0xf8dfe344 │ │ │ │ ldrbtmi r0, [r8], #-2024 @ 0xfffff818 │ │ │ │ - mcr2 0, 5, pc, cr14, cr7, {7} @ │ │ │ │ + mrc2 0, 2, pc, cr6, cr7, {7} │ │ │ │ @ instruction: 0x2774f8df │ │ │ │ @ instruction: 0xf04f6120 │ │ │ │ @ instruction: 0xf85533ff │ │ │ │ @ instruction: 0xf8dbb002 │ │ │ │ @ instruction: 0xf5022000 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ ldmdavs r5, {r7, r9, sp}^ │ │ │ │ @@ -170093,66 +170065,66 @@ │ │ │ │ ldrbvc pc, [sl, #1103]! @ 0x44f @ │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, r9, sp, lr} │ │ │ │ ldcge 4, cr15, [r9, #508]! @ 0x1fc │ │ │ │ ldr r9, [r9, #39]! @ 0x27 │ │ │ │ sbfxne pc, pc, #17, #9 │ │ │ │ stmdals r7!, {r0, r2, r9, sp} │ │ │ │ @ instruction: 0xf7594479 │ │ │ │ - eorls lr, sp, r0, lsl #21 │ │ │ │ + strhtls lr, [sp], -r8 │ │ │ │ @ instruction: 0xf8dfe76b │ │ │ │ andcs r1, r5, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xf7594479 │ │ │ │ - @ instruction: 0xe772ea78 │ │ │ │ + @ instruction: 0xe772eab0 │ │ │ │ stmdacs r0, {r3, r4, r7, fp, sp, lr} │ │ │ │ subhi pc, r7, #0 │ │ │ │ @ instruction: 0xf0eaa934 │ │ │ │ - @ instruction: 0x4603ff5b │ │ │ │ + strmi pc, [r3], -r3, lsl #30 │ │ │ │ stmdacs r0, {r0, r1, r5, ip, pc} │ │ │ │ rscshi pc, r2, #64 @ 0x40 │ │ │ │ @ instruction: 0x1778f8df │ │ │ │ strmi r4, [r0], r7, lsl #12 │ │ │ │ ldrbtmi r4, [r9], #-1542 @ 0xfffff9fa │ │ │ │ strmi r4, [r2], -r3, lsl #13 │ │ │ │ eorls r9, ip, r6, lsr #32 │ │ │ │ addsvs pc, r8, sp, lsl #10 │ │ │ │ eorls r9, r2, r8, lsr #2 │ │ │ │ sbcvs pc, sl, sp, lsl #10 │ │ │ │ andsmi r9, r3, r7, lsr #32 │ │ │ │ - blcs 11ce50 <__read_chk@plt+0xb7a7c> │ │ │ │ + blcs 11cde0 <__read_chk@plt+0xb7a0c> │ │ │ │ sbcshi pc, r1, #0 │ │ │ │ - bls 972294 <__read_chk@plt+0x90cec0> │ │ │ │ + bls 972224 <__read_chk@plt+0x90ce50> │ │ │ │ ldrmi r4, [r3], #-1099 @ 0xfffffbb5 │ │ │ │ ldrmi r9, [r3], #-2596 @ 0xfffff5dc │ │ │ │ @ instruction: 0x2744f8df │ │ │ │ ldrbtmi r4, [sl], #-1067 @ 0xfffffbd5 │ │ │ │ strbmi r4, [r3], #-1075 @ 0xfffffbcd │ │ │ │ cmpvs r3, #335544320 @ 0x14000000 │ │ │ │ cmnlt r3, r6, lsr #22 │ │ │ │ - bls 9722b4 <__read_chk@plt+0x90cee0> │ │ │ │ + bls 972244 <__read_chk@plt+0x90ce70> │ │ │ │ ldrmi r4, [r3], #-1099 @ 0xfffffbb5 │ │ │ │ ldrmi r9, [r3], #-2596 @ 0xfffff5dc │ │ │ │ @ instruction: 0x2728f8df │ │ │ │ ldrtmi r4, [r3], #-1067 @ 0xfffffbd5 │ │ │ │ strbmi r4, [r3], #-1146 @ 0xfffffb86 │ │ │ │ ldrtmi r4, [fp], #-1115 @ 0xfffffba5 │ │ │ │ - blls c24190 <__read_chk@plt+0xbbedbc> │ │ │ │ + blls c24120 <__read_chk@plt+0xbbed4c> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - blls 9f7098 <__read_chk@plt+0x991cc4> │ │ │ │ + blls 9f7028 <__read_chk@plt+0x991c54> │ │ │ │ strbmi r9, [fp], #-2593 @ 0xfffff5df │ │ │ │ - bls a1c6a0 <__read_chk@plt+0x9b72cc> │ │ │ │ + bls a1c630 <__read_chk@plt+0x9b725c> │ │ │ │ @ instruction: 0xf8df4413 │ │ │ │ strtmi r2, [fp], #-1800 @ 0xfffff8f8 │ │ │ │ ldrbtmi r4, [sl], #-1075 @ 0xfffffbcd │ │ │ │ ldrbmi r4, [fp], #-1091 @ 0xfffffbbd │ │ │ │ tstvs r3, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xf8dfe682 │ │ │ │ ldrbtmi fp, [fp], #1784 @ 0x6f8 │ │ │ │ ldrdeq pc, [r0], -fp @ │ │ │ │ @ instruction: 0xff86f0d6 │ │ │ │ - stc 7, cr15, [r0], #-356 @ 0xfffffe9c │ │ │ │ + mrrc 7, 5, pc, r8, cr9 @ │ │ │ │ @ instruction: 0xf8db4607 │ │ │ │ @ instruction: 0xf0d60018 │ │ │ │ eorls pc, pc, pc, ror pc @ │ │ │ │ ldrdeq pc, [r0], -fp @ │ │ │ │ @ instruction: 0xff7af0d6 │ │ │ │ ldrdne pc, [r0], -fp @ │ │ │ │ eorsls r2, r0, r1, lsl #4 │ │ │ │ @@ -170162,164 +170134,164 @@ │ │ │ │ andcs r3, r1, #4 │ │ │ │ stmib sp, {r0, r1, r2, r3, r5, r8, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf8df7302 │ │ │ │ @ instruction: 0x970136b8 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmdals r2!, {r3, r6, r7, r8, r9, sp} │ │ │ │ @ instruction: 0xf7594619 │ │ │ │ - andcs lr, r0, #2560 @ 0xa00 │ │ │ │ + andcs lr, r0, #16896 @ 0x4200 │ │ │ │ @ instruction: 0x0702ebb9 │ │ │ │ movweq pc, #12367 @ 0x304f @ │ │ │ │ ldclcs 8, cr15, [r1], {10} │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ ldrt r3, [lr], pc, lsr #4 │ │ │ │ @ instruction: 0xf7ff2001 │ │ │ │ svcls 0x0025f9d3 │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ - bl ffb49450 <__read_chk@plt+0xffae407c> │ │ │ │ + stc 7, cr15, [r0], #-356 @ 0xfffffe9c │ │ │ │ @ instruction: 0xf1c14601 │ │ │ │ ldmdane r8!, {r3, r6, r7, r8} │ │ │ │ @ instruction: 0x2674f8df │ │ │ │ ldrbtmi r4, [sl], #-1571 @ 0xfffff9dd │ │ │ │ ldrtmi lr, [r8], -r9, ror #10 │ │ │ │ @ instruction: 0x766cf8df │ │ │ │ @ instruction: 0xff3ef0d6 │ │ │ │ @ instruction: 0xf759447f │ │ │ │ - pkhtbmi lr, r1, r8, asr #23 │ │ │ │ + pkhbtmi lr, r1, r0, lsl #24 │ │ │ │ @ instruction: 0xf0d66978 │ │ │ │ eorls pc, r8, r7, lsr pc @ │ │ │ │ @ instruction: 0xf0d669f8 │ │ │ │ - bvs f8b3ec <__read_chk@plt+0xf26018> │ │ │ │ + bvs f8b37c <__read_chk@plt+0xf25fa8> │ │ │ │ eorls r2, fp, r1, lsl #4 │ │ │ │ @ instruction: 0xf7ff69b8 │ │ │ │ - blls c0a808 <__read_chk@plt+0xba5434> │ │ │ │ + blls c0a798 <__read_chk@plt+0xba53c4> │ │ │ │ andcc lr, r6, sp, asr #19 │ │ │ │ - blls b13f38 <__read_chk@plt+0xaaeb64> │ │ │ │ - blls c70348 <__read_chk@plt+0xc0af74> │ │ │ │ + blls b13ec8 <__read_chk@plt+0xaaeaf4> │ │ │ │ + blls c702d8 <__read_chk@plt+0xc0af04> │ │ │ │ @ instruction: 0xf8df9305 │ │ │ │ stmdals r2!, {r3, r4, r5, r9, sl, ip, sp} │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmib sp, {r3, r6, r7, r8, r9, sp}^ │ │ │ │ ldrmi r9, [r9], -r2, lsl #18 │ │ │ │ @ instruction: 0xf7599601 │ │ │ │ - bvs 1fc665c <__read_chk@plt+0x1f61288> │ │ │ │ + bvs 1fc66cc <__read_chk@plt+0x1f612f8> │ │ │ │ @ instruction: 0xf80a2100 │ │ │ │ @ instruction: 0x07d01cd1 │ │ │ │ rsbhi pc, sp, #0, 2 │ │ │ │ @ instruction: 0xf1000751 │ │ │ │ @ instruction: 0x0713829e │ │ │ │ rschi pc, r3, r0, lsl #2 │ │ │ │ - blcs 12585c <__read_chk@plt+0xc0488> │ │ │ │ + blcs 1257ec <__read_chk@plt+0xc0418> │ │ │ │ strbhi pc, [r7], #-0 @ │ │ │ │ @ instruction: 0x1600f8df │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xffa2f090 │ │ │ │ - blls d77c84 <__read_chk@plt+0xd128b0> │ │ │ │ + blls d77c14 <__read_chk@plt+0xd12840> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, sp, #2, #23 │ │ │ │ ldrthi pc, [r7], #-320 @ 0xfffffec0 @ │ │ │ │ strbcc pc, [r4, #2271]! @ 0x8df @ │ │ │ │ - bvs 17dc988 <__read_chk@plt+0x17775b4> │ │ │ │ + bvs 17dc918 <__read_chk@plt+0x1777544> │ │ │ │ @ instruction: 0xf1400799 │ │ │ │ @ instruction: 0xf8df8430 │ │ │ │ movwcs r2, #13788 @ 0x35dc │ │ │ │ ldrmi r2, [r9], r1, lsl #14 │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ @ instruction: 0x932fb0ac │ │ │ │ ldrb r9, [r0], -r8, lsr #4 │ │ │ │ strbls pc, [r8, #2271] @ 0x8df @ │ │ │ │ @ instruction: 0xf0d64638 │ │ │ │ ldrbtmi pc, [r9], #3809 @ 0xee1 @ │ │ │ │ - bl 1fc952c <__read_chk@plt+0x1f64158> │ │ │ │ + bl fedc94bc <__read_chk@plt+0xfed640e8> │ │ │ │ @ instruction: 0xf8d94607 │ │ │ │ @ instruction: 0xf0d60014 │ │ │ │ ldrdls pc, [r8], -r9 @ │ │ │ │ @ instruction: 0x001cf8d9 │ │ │ │ mrc2 0, 6, pc, cr4, cr6, {6} │ │ │ │ movwls r9, #19240 @ 0x4b28 │ │ │ │ - blls c53fe8 <__read_chk@plt+0xbeec14> │ │ │ │ + blls c53f78 <__read_chk@plt+0xbeeba4> │ │ │ │ @ instruction: 0xf8df9305 │ │ │ │ andls r3, r6, r0, lsr #11 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmib sp, {r3, r6, r7, r8, r9, sp}^ │ │ │ │ ldrmi r7, [r9], -r2, lsl #14 │ │ │ │ strls r9, [r1], -r2, lsr #16 │ │ │ │ - bl 1bc9564 <__read_chk@plt+0x1b64190> │ │ │ │ + bl fe9c94f4 <__read_chk@plt+0xfe964120> │ │ │ │ ldrdcs pc, [r4], -r9 @ │ │ │ │ @ instruction: 0xf80a2100 │ │ │ │ @ instruction: 0xf0121cd1 │ │ │ │ @ instruction: 0xf0400701 │ │ │ │ smmlaeq r1, lr, r2, r8 │ │ │ │ subshi pc, r0, #0, 2 │ │ │ │ @ instruction: 0xf1000712 │ │ │ │ @ instruction: 0xf8d98407 │ │ │ │ - blcs 117824 <__read_chk@plt+0xb2450> │ │ │ │ + blcs 1177b4 <__read_chk@plt+0xb23e0> │ │ │ │ ldrbthi pc, [sl], #-0 @ │ │ │ │ strbne pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ @ instruction: 0xff48f090 │ │ │ │ - blls d77d38 <__read_chk@plt+0xd12964> │ │ │ │ + blls d77cc8 <__read_chk@plt+0xd128f4> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, sp, #2, #26 │ │ │ │ mvnhi pc, #64, 2 │ │ │ │ strbcc pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ - bvs 17dca3c <__read_chk@plt+0x1777668> │ │ │ │ + bvs 17dc9cc <__read_chk@plt+0x17775f8> │ │ │ │ @ instruction: 0xf140079f │ │ │ │ @ instruction: 0xf8df83e1 │ │ │ │ smladxcs r1, ip, r5, r3 │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ @ instruction: 0xf8dfe5f7 │ │ │ │ - ldrbtmi r7, [pc], #-1324 @ 10b870 <__read_chk@plt+0xa649c> │ │ │ │ + ldrbtmi r7, [pc], #-1324 @ 10b800 <__read_chk@plt+0xa642c> │ │ │ │ @ instruction: 0xf0d66a38 │ │ │ │ pld [r9, -r7, lsl #29] │ │ │ │ - eorls lr, fp, r2, lsr #22 │ │ │ │ + eorls lr, fp, sl, asr fp │ │ │ │ @ instruction: 0xf0d669f8 │ │ │ │ strmi pc, [r3], -r1, lsl #29 │ │ │ │ @ instruction: 0x461f6a38 │ │ │ │ mrc2 0, 3, pc, cr12, cr6, {6} │ │ │ │ strcc pc, [ip, #-2271] @ 0xfffff721 │ │ │ │ ldrbtmi r9, [fp], #-2603 @ 0xfffff5d5 │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ andvc lr, r4, sp, asr #19 │ │ │ │ andcs lr, r2, #3358720 @ 0x334000 │ │ │ │ stmdals r2!, {r0, r3, r4, r9, sl, lr} │ │ │ │ strls r2, [r1], -r1, lsl #4 │ │ │ │ - bl 649610 <__read_chk@plt+0x5e423c> │ │ │ │ + bl 14495a0 <__read_chk@plt+0x13e41cc> │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0xf8dfe5cc │ │ │ │ ldrtmi r9, [r8], -ip, ror #9 │ │ │ │ mcr2 0, 3, pc, cr4, cr6, {6} @ │ │ │ │ @ instruction: 0xf75944f9 │ │ │ │ - @ instruction: 0x4607eafe │ │ │ │ + @ instruction: 0x4607eb36 │ │ │ │ @ instruction: 0x0014f8d9 │ │ │ │ mrc2 0, 2, pc, cr12, cr6, {6} │ │ │ │ ldrdcc pc, [r4], -r9 │ │ │ │ ldrmi r9, [r8], -r8, lsr #32 │ │ │ │ - bvs 737ce4 <__read_chk@plt+0x6d2910> │ │ │ │ + bvs 737c74 <__read_chk@plt+0x6d28a0> │ │ │ │ strbls pc, [r8], #2271 @ 0x8df @ │ │ │ │ mrc2 0, 2, pc, cr2, cr6, {6} │ │ │ │ eorls r2, fp, r1, lsl #4 │ │ │ │ @ instruction: 0xf8d944f9 │ │ │ │ @ instruction: 0xf8d91020 │ │ │ │ @ instruction: 0xf7ff0018 │ │ │ │ - blls c0a640 <__read_chk@plt+0xba526c> │ │ │ │ + blls c0a5d0 <__read_chk@plt+0xba51fc> │ │ │ │ andcc lr, r5, sp, asr #19 │ │ │ │ - blls b14100 <__read_chk@plt+0xaaed2c> │ │ │ │ + blls b14090 <__read_chk@plt+0xaaecbc> │ │ │ │ movwvc lr, #14797 @ 0x39cd │ │ │ │ strtcc pc, [r4], #2271 @ 0x8df │ │ │ │ ldrbtmi r9, [fp], #-2082 @ 0xfffff7de │ │ │ │ biccs r9, r8, #0, 6 │ │ │ │ strvs lr, [r1, -sp, asr #19] │ │ │ │ @ instruction: 0xf7594619 │ │ │ │ - @ instruction: 0xf8d9eae0 │ │ │ │ + @ instruction: 0xf8d9eb18 │ │ │ │ tstcs r0, r4, lsr #32 │ │ │ │ ldclne 8, cr15, [r1], {10} │ │ │ │ @ instruction: 0xf10007d0 │ │ │ │ ldrbeq r8, [r1, -sl, lsl #3] │ │ │ │ @ instruction: 0x81a6f100 │ │ │ │ @ instruction: 0xf1400712 │ │ │ │ @ instruction: 0xf8df8351 │ │ │ │ @@ -170327,29 +170299,29 @@ │ │ │ │ ldrmi r2, [r9], r1, lsl #14 │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ @ instruction: 0x932fb0ac │ │ │ │ str r9, [r8, #552] @ 0x228 │ │ │ │ strbtls pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf0d64638 │ │ │ │ ldrbtmi pc, [r9], #3609 @ 0xe19 @ │ │ │ │ - b fedc96bc <__read_chk@plt+0xfed642e8> │ │ │ │ + b ffbc964c <__read_chk@plt+0xffb64278> │ │ │ │ @ instruction: 0xf8d94607 │ │ │ │ @ instruction: 0xf0d60014 │ │ │ │ @ instruction: 0xf8d9fe11 │ │ │ │ strmi r3, [r1], r4 │ │ │ │ tstlt r3, r8, lsl r6 │ │ │ │ @ instruction: 0xf0d66a18 │ │ │ │ @ instruction: 0xf8dffe09 │ │ │ │ andcs r3, r1, #64, 8 @ 0x40000000 │ │ │ │ andls lr, r4, sp, asr #19 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ stmib sp, {r3, r6, r7, r8, r9, sp}^ │ │ │ │ ldrmi r7, [r9], -r2, lsl #14 │ │ │ │ strls r9, [r1], -r2, lsr #16 │ │ │ │ - b fe9c96f4 <__read_chk@plt+0xfe964320> │ │ │ │ + b ff7c9684 <__read_chk@plt+0xff7642b0> │ │ │ │ strtcs pc, [r4], #-2271 @ 0xfffff721 │ │ │ │ @ instruction: 0xf80a2100 │ │ │ │ ldrbtmi r1, [sl], #-3281 @ 0xfffff32f │ │ │ │ @ instruction: 0xf0136a53 │ │ │ │ @ instruction: 0xf0400701 │ │ │ │ @ instruction: 0x0759815d │ │ │ │ cmnphi r1, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -170360,109 +170332,109 @@ │ │ │ │ ldmvs r8, {sl, ip} │ │ │ │ @ instruction: 0xf0904479 │ │ │ │ hvclt 4079 @ 0xfef │ │ │ │ ldmdavs fp, {r0, r4, r5, r8, r9, fp, ip, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x311df893 │ │ │ │ @ instruction: 0xf14007df │ │ │ │ - blmi fff6c658 <__read_chk@plt+0xfff07284> │ │ │ │ - bvs 17dcbcc <__read_chk@plt+0x17777f8> │ │ │ │ + blmi fff6c5e8 <__read_chk@plt+0xfff07214> │ │ │ │ + bvs 17dcb5c <__read_chk@plt+0x1777788> │ │ │ │ @ instruction: 0xf1400798 │ │ │ │ - blmi ffeec64c <__read_chk@plt+0xffe87278> │ │ │ │ + blmi ffeec5dc <__read_chk@plt+0xffe87208> │ │ │ │ @ instruction: 0xf04f2701 │ │ │ │ @ instruction: 0xf8cd0903 │ │ │ │ ldrbtmi fp, [fp], #-172 @ 0xffffff54 │ │ │ │ ldr r9, [r0, #-808]! @ 0xfffffcd8 │ │ │ │ - blvc ffc490a4 <__read_chk@plt+0xffbe3cd0> │ │ │ │ + blvc ffc49034 <__read_chk@plt+0xffbe3c60> │ │ │ │ mulcc r0, fp, r8 │ │ │ │ ldrtmi fp, [r0], -fp, asr #2 │ │ │ │ - b 17c976c <__read_chk@plt+0x1764398> │ │ │ │ + b fe5c96fc <__read_chk@plt+0xfe564328> │ │ │ │ svccs 0x00013801 │ │ │ │ cmncs r3, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xf80b2300 │ │ │ │ ldrtmi r3, [r8], -r0 │ │ │ │ ldc2 0, cr15, [r4, #856]! @ 0x358 │ │ │ │ stmib sp, {r1, r3, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r0, [fp], #-1537 @ 0xfffff9ff │ │ │ │ - blmi ffb84e54 <__read_chk@plt+0xffb1fa80> │ │ │ │ + blmi ffb84de4 <__read_chk@plt+0xffb1fa10> │ │ │ │ @ instruction: 0x9328447b │ │ │ │ @ instruction: 0x93232300 │ │ │ │ orrsvs pc, r8, #54525952 @ 0x3400000 │ │ │ │ stmibmi r6!, {r1, r5, r8, r9, ip, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-1792 @ 0xfffff900 │ │ │ │ stmiami r5!, {r0, r4, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0f74478 │ │ │ │ - rscvs pc, r0, pc, lsr ip @ │ │ │ │ - bllt 1249a48 <__read_chk@plt+0x11e4674> │ │ │ │ + rscvs pc, r0, r7, ror #23 │ │ │ │ + bllt 12499d8 <__read_chk@plt+0x11e4604> │ │ │ │ mvnvc pc, #713031680 @ 0x2a800000 │ │ │ │ subsvc r2, sl, #0, 4 │ │ │ │ - blmi ff944b60 <__read_chk@plt+0xff8df78c> │ │ │ │ + blmi ff944af0 <__read_chk@plt+0xff8df71c> │ │ │ │ strmi r4, [r0], r7, lsl #12 │ │ │ │ ldrbtmi r4, [fp], #-1542 @ 0xfffff9fa │ │ │ │ ldrmi r4, [r9], -r3, lsl #13 │ │ │ │ eorls r9, r6, r8, lsr #6 │ │ │ │ orrsvs pc, r8, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0x93229023 │ │ │ │ bicvs pc, sl, #54525952 @ 0x3400000 │ │ │ │ ldrbt r9, [fp], #-807 @ 0xfffffcd9 │ │ │ │ @ instruction: 0x460749d8 │ │ │ │ ldrbt r4, [r0], #-1145 @ 0xfffffb87 │ │ │ │ strbmi r4, [fp], -r0, lsr #5 │ │ │ │ strtmi fp, [r0], -r8, lsr #31 │ │ │ │ ldrsbtls pc, [r8], sp @ │ │ │ │ - b 92fb40 <__read_chk@plt+0x8ca76c> │ │ │ │ - bl fea2aa14 <__read_chk@plt+0xfe9c5640> │ │ │ │ + b 92fad0 <__read_chk@plt+0x8ca6fc> │ │ │ │ + bl fea2a9a4 <__read_chk@plt+0xfe9c55d0> │ │ │ │ addmi r0, fp, #-1073741822 @ 0xc0000002 │ │ │ │ strmi fp, [fp], -r8, lsr #31 │ │ │ │ - b 9d66a0 <__read_chk@plt+0x9712cc> │ │ │ │ + b 9d6630 <__read_chk@plt+0x97125c> │ │ │ │ svclt 0x00d872e3 │ │ │ │ - bl fe9556a8 <__read_chk@plt+0xfe8f02d4> │ │ │ │ + bl fe955638 <__read_chk@plt+0xfe8f0264> │ │ │ │ eorls r0, r6, #-2147483648 @ 0x80000000 │ │ │ │ vqrdmlsh.s , , d0[1] │ │ │ │ - blne ff34d6b8 <__read_chk@plt+0xff2e82e4> │ │ │ │ + blne ff34d648 <__read_chk@plt+0xff2e8274> │ │ │ │ streq pc, [r1, #-897] @ 0xfffffc7f │ │ │ │ stmdbcs r2, {r0, r3, r6, r8, r9, fp, ip} │ │ │ │ svclt 0x00a84688 │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ stmiavc r8!, {r3, r5, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0x0608ebb1 │ │ │ │ @ instruction: 0xf50dbf04 │ │ │ │ @ instruction: 0x932763ca │ │ │ │ - bmi ff1bfbc4 <__read_chk@plt+0xff15a7f0> │ │ │ │ + bmi ff1bfb54 <__read_chk@plt+0xff15a780> │ │ │ │ ldcvs 4, cr4, [r3], {122} @ 0x7a │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ - blcs 16c5c8 <__read_chk@plt+0x1071f4> │ │ │ │ + blcs 16c558 <__read_chk@plt+0x107184> │ │ │ │ rsbhi pc, r4, #0 │ │ │ │ ldrbtmi r4, [fp], #-3006 @ 0xfffff442 │ │ │ │ stmdals sp!, {r0, r2, r3, r5, r8, r9, ip, pc} │ │ │ │ - blx fec47e48 <__read_chk@plt+0xfebe2a74> │ │ │ │ + blx fec47dd8 <__read_chk@plt+0xfebe2a04> │ │ │ │ strhtls r4, [lr], -ip │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ stcne 8, cr15, [r8], {10} │ │ │ │ svcne 0x00106c5a │ │ │ │ vadd.i8 d2, d0, d1 │ │ │ │ - bcs 26c148 <__read_chk@plt+0x206d74> │ │ │ │ + bcs 26c0d8 <__read_chk@plt+0x206d04> │ │ │ │ adchi pc, sl, #0 │ │ │ │ bicvs pc, sl, #54525952 @ 0x3400000 │ │ │ │ @ instruction: 0xf50d9327 │ │ │ │ stmdals r7!, {r2, r3, r5, r7, r8, r9, lr} │ │ │ │ andcs r3, r0, #88, 6 @ 0x60000001 │ │ │ │ svccs 0x00f8f883 │ │ │ │ - blx fe5c7e7c <__read_chk@plt+0xfe562aa8> │ │ │ │ + blx fe5c7e0c <__read_chk@plt+0xfe562a38> │ │ │ │ svclt 0x00a842b0 │ │ │ │ - b 91d3f0 <__read_chk@plt+0x8b801c> │ │ │ │ - bne ffea8ab4 <__read_chk@plt+0xffe436e0> │ │ │ │ + b 91d380 <__read_chk@plt+0x8b7fac> │ │ │ │ + bne ffea8a44 <__read_chk@plt+0xffe43670> │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stcle 4, cr8, [r6, #-108] @ 0xffffff94 │ │ │ │ svclt 0x004a07f2 │ │ │ │ rsbsne r1, r2, r2, ror ip │ │ │ │ ldrmi r1, [r5], #-82 @ 0xffffffae │ │ │ │ ldrtmi r1, [r0], #2742 @ 0xab6 │ │ │ │ - blls c1d3c8 <__read_chk@plt+0xbb7ff4> │ │ │ │ - blcs 11ddec <__read_chk@plt+0xb8a18> │ │ │ │ + blls c1d358 <__read_chk@plt+0xbb7f84> │ │ │ │ + blcs 11dd7c <__read_chk@plt+0xb89a8> │ │ │ │ svclt 0x00d49b2f │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ ldrbtmi r2, [r8], #-2816 @ 0xfffff500 │ │ │ │ movwcs fp, #4052 @ 0xfd4 │ │ │ │ @ instruction: 0x932c2301 │ │ │ │ stmdbls fp!, {r4, r5, r8, r9, fp, ip, pc} │ │ │ │ svclt 0x00183301 │ │ │ │ @@ -170473,19 +170445,19 @@ │ │ │ │ ldmdble r6!, {r0, r8, fp, sp}^ │ │ │ │ stmdbcs r0, {r0, fp, sp, lr} │ │ │ │ bicshi pc, r6, r0 │ │ │ │ stmdacs r0, {r3, r7, fp, sp, lr} │ │ │ │ bichi pc, lr, r0 │ │ │ │ stmib sp, {r2, r4, r5, r8, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf0ea322d │ │ │ │ - ldmib sp, {r0, r1, r4, r5, r6, sl, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmib sp, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc}^ │ │ │ │ movtlt r3, #557 @ 0x22d │ │ │ │ - blls c43c28 <__read_chk@plt+0xbde854> │ │ │ │ + blls c43bb8 <__read_chk@plt+0xbde7e4> │ │ │ │ @ instruction: 0x932c4023 │ │ │ │ - bmi fe545090 <__read_chk@plt+0xfe4dfcbc> │ │ │ │ + bmi fe545020 <__read_chk@plt+0xfe4dfc4c> │ │ │ │ ldrbtmi r4, [sl], #-1603 @ 0xfffff9bd │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ ldr sl, [fp, #2828] @ 0xb0c │ │ │ │ strcs r4, [r0, -sp, lsl #23] │ │ │ │ @ instruction: 0x463e46b8 │ │ │ │ sxtahmi r4, fp, fp, ror #8 │ │ │ │ ldrtmi r9, [sl], -r8, lsr #6 │ │ │ │ @@ -170512,156 +170484,156 @@ │ │ │ │ ldmdbmi r8!, {r0, r1, r2, r3, r5, r6, r7, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xe7ea4479 │ │ │ │ @ instruction: 0x46074977 │ │ │ │ strmi r4, [r6], -r0, lsl #13 │ │ │ │ eorls r4, r6, r2, lsl #12 │ │ │ │ @ instruction: 0xf50d4479 │ │ │ │ eorls r6, r7, sl, asr #1 │ │ │ │ - bmi 1e04fb8 <__read_chk@plt+0x1d9fbe4> │ │ │ │ + bmi 1e04f48 <__read_chk@plt+0x1d9fb74> │ │ │ │ strcs r2, [r1, -r3, lsl #6] │ │ │ │ ldrbtmi r4, [sl], #-1689 @ 0xfffff967 │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ eorls r9, r8, #-1140850688 @ 0xbc000000 │ │ │ │ - blmi 1d04c64 <__read_chk@plt+0x1c9f890> │ │ │ │ + blmi 1d04bf4 <__read_chk@plt+0x1c9f820> │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ - bllt 89c5c <__read_chk@plt+0x24888> │ │ │ │ + bllt 89bec <__read_chk@plt+0x24818> │ │ │ │ @ instruction: 0xf04f4b6b │ │ │ │ @ instruction: 0xf8cd0903 │ │ │ │ ldrbtmi fp, [fp], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0xf7ff9328 │ │ │ │ stmdbmi r8!, {r2, r4, r5, r6, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ @ instruction: 0xe7c04479 │ │ │ │ movwcs r4, #14951 @ 0x3a67 │ │ │ │ ldrmi r2, [r9], r1, lsl #14 │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ @ instruction: 0x932fb0ac │ │ │ │ @ instruction: 0xf7ff9228 │ │ │ │ - blmi 19fac28 <__read_chk@plt+0x1995854> │ │ │ │ + blmi 19fabb8 <__read_chk@plt+0x19957e4> │ │ │ │ @ instruction: 0xf04f2701 │ │ │ │ @ instruction: 0xf8cd0903 │ │ │ │ ldrbtmi fp, [fp], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0xf7ff9328 │ │ │ │ - bmi 18fac14 <__read_chk@plt+0x1895840> │ │ │ │ + bmi 18faba4 <__read_chk@plt+0x18957d0> │ │ │ │ strcs r2, [r1, -r3, lsl #6] │ │ │ │ ldrbtmi r4, [sl], #-1689 @ 0xfffff967 │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ eorls r9, r8, #-1140850688 @ 0xbc000000 │ │ │ │ - bllt ff589cb4 <__read_chk@plt+0xff5248e0> │ │ │ │ + bllt ff589c44 <__read_chk@plt+0xff524870> │ │ │ │ smlsdcs r1, sl, fp, r4 │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ - bllt ff309cc8 <__read_chk@plt+0xff2a48f4> │ │ │ │ - ldrhteq r3, [r7], -r6 │ │ │ │ - ldrsbteq r3, [r1], -r8 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r3, r1, r8, asr #15 │ │ │ │ - eorseq r3, r7, r4, lsl #19 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - mulseq r4, sl, r8 │ │ │ │ - andseq sl, r5, r2, lsr #20 │ │ │ │ - eorseq r3, r7, sl, lsl #18 │ │ │ │ + bllt ff309c58 <__read_chk@plt+0xff2a4884> │ │ │ │ + eorseq r3, r7, r6, lsr #20 │ │ │ │ + eorseq r3, r1, r8, asr #16 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq r3, r1, r8, lsr r8 │ │ │ │ + ldrshteq r3, [r7], -r4 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r5, r4, lr, lsr #15 │ │ │ │ + andseq sl, r5, r6, lsr r9 │ │ │ │ + eorseq r3, r7, sl, ror r9 │ │ │ │ + eorseq r3, r7, lr, asr #18 │ │ │ │ + eoreq r0, sl, r4, ror r6 │ │ │ │ + andseq sl, r5, ip, lsl #17 │ │ │ │ + eoreq r0, sl, sl, lsl #12 │ │ │ │ + eorseq r3, r7, r6, lsl #17 │ │ │ │ + andseq r8, r4, r6, lsl #6 │ │ │ │ + mulseq r5, r2, r0 │ │ │ │ + eorseq r3, r7, r4, ror #15 │ │ │ │ + eorseq r3, r7, r6, lsr #15 │ │ │ │ + strdeq r0, [sl], -r4 @ │ │ │ │ + eoreq r0, sl, r4, ror #9 │ │ │ │ + eorseq r3, r7, r6, lsl #14 │ │ │ │ + andseq sl, r5, r8, lsr r7 │ │ │ │ + eoreq r0, sl, r2, ror r4 │ │ │ │ + ldrshteq r3, [r1], -ip │ │ │ │ + @ instruction: 0x0014e4fa │ │ │ │ + andseq fp, r6, r0, ror #4 │ │ │ │ + andseq lr, r4, r2, lsl #8 │ │ │ │ + andseq lr, r4, r4, ror #7 │ │ │ │ + andseq r8, r4, r8, lsr #1 │ │ │ │ + eoreq r5, r9, r4, lsl #20 │ │ │ │ ldrsbteq r3, [r7], -lr │ │ │ │ - eoreq r0, sl, r0, ror r7 │ │ │ │ - andseq sl, r5, r8, ror r9 │ │ │ │ - eoreq r0, sl, r6, lsl #14 │ │ │ │ - eorseq r3, r7, r6, lsl r8 │ │ │ │ - @ instruction: 0x001483f2 │ │ │ │ - andseq r2, r5, lr, ror r1 │ │ │ │ - eorseq r3, r7, r4, ror r7 │ │ │ │ - eorseq r3, r7, r6, lsr r7 │ │ │ │ - strdeq r0, [sl], -r0 @ │ │ │ │ - eoreq r0, sl, r0, ror #11 │ │ │ │ - mlaseq r7, r6, r6, r3 │ │ │ │ - andseq sl, r5, r4, lsr #16 │ │ │ │ - eoreq r0, sl, lr, ror #10 │ │ │ │ - eorseq r3, r1, ip, lsl #9 │ │ │ │ - andseq lr, r4, r6, ror #11 │ │ │ │ - andseq fp, r6, ip, asr #6 │ │ │ │ - andseq lr, r4, lr, ror #9 │ │ │ │ - @ instruction: 0x0014e4d0 │ │ │ │ - mulseq r4, r4, r1 │ │ │ │ - strdeq r5, [r9], -r0 @ │ │ │ │ - eorseq r3, r7, lr, ror #10 │ │ │ │ - ldrdeq r0, [sl], -lr @ │ │ │ │ - @ instruction: 0x0014f8fc │ │ │ │ - andseq pc, r4, ip, ror #17 │ │ │ │ - eoreq r0, sl, lr, asr r3 │ │ │ │ - eorseq r3, r7, r6, asr #8 │ │ │ │ - eorseq r3, r7, r4, lsr #8 │ │ │ │ - ldrshteq r3, [r7], -lr │ │ │ │ - eorseq r3, r7, lr, ror #7 │ │ │ │ - @ instruction: 0x0015a4f4 │ │ │ │ - eoreq r0, sl, r6, asr #4 │ │ │ │ - eorseq r3, r7, r4, asr r3 │ │ │ │ - andseq sl, r5, r4, asr r4 │ │ │ │ - andseq r3, r7, r2, ror r8 │ │ │ │ - eorseq r3, r7, r4, asr #5 │ │ │ │ - mulseq r5, r0, r3 │ │ │ │ - mlaseq r7, sl, r2, r3 │ │ │ │ - andseq sl, r5, r0, lsl #7 │ │ │ │ - @ instruction: 0x001737be │ │ │ │ + eoreq r0, sl, r2, ror #5 │ │ │ │ + andseq pc, r4, r0, lsl r8 @ │ │ │ │ + andseq pc, r4, r0, lsl #16 │ │ │ │ + eoreq r0, sl, r2, ror #4 │ │ │ │ + ldrhteq r3, [r7], -r6 │ │ │ │ + mlaseq r7, r4, r4, r3 │ │ │ │ + eorseq r3, r7, lr, ror #8 │ │ │ │ + eorseq r3, r7, lr, asr r4 │ │ │ │ + andseq sl, r5, r8, lsl #8 │ │ │ │ + eoreq r0, sl, sl, asr #2 │ │ │ │ + eorseq r3, r7, r4, asr #7 │ │ │ │ + andseq sl, r5, r8, ror #6 │ │ │ │ + andseq r3, r7, r6, lsl #15 │ │ │ │ + eorseq r3, r7, r4, lsr r3 │ │ │ │ + andseq sl, r5, r4, lsr #5 │ │ │ │ + eorseq r3, r7, sl, lsl #6 │ │ │ │ + mulseq r5, r4, r2 │ │ │ │ + @ instruction: 0x001736d2 │ │ │ │ + eorseq r3, r7, r0, lsl #5 │ │ │ │ + andseq sl, r5, ip, ror #3 │ │ │ │ + eorseq r3, r7, lr, asr r2 │ │ │ │ + @ instruction: 0x0015a1de │ │ │ │ eorseq r3, r7, r0, lsl r2 │ │ │ │ - @ instruction: 0x0015a2d8 │ │ │ │ - eorseq r3, r7, lr, ror #3 │ │ │ │ - andseq sl, r5, sl, asr #5 │ │ │ │ - eorseq r3, r7, r0, lsr #3 │ │ │ │ - eorseq r3, r7, r8, ror r1 │ │ │ │ - andseq sl, r5, sl, ror r2 │ │ │ │ - @ instruction: 0x0015a1fc │ │ │ │ - eorseq r3, r7, sl, lsl #2 │ │ │ │ - andseq sl, r5, r0, ror #3 │ │ │ │ - eorseq r3, r7, r2, asr #1 │ │ │ │ - andseq r3, r7, ip, lsr #12 │ │ │ │ - eorseq r3, r7, r0, lsl #1 │ │ │ │ - andseq sl, r5, sl, asr #2 │ │ │ │ - andseq sl, r6, r6, ror #26 │ │ │ │ - eoreq pc, r9, r8, lsl pc @ │ │ │ │ - eoreq pc, r9, r6, lsl #30 │ │ │ │ - eoreq pc, r9, r0, lsl #30 │ │ │ │ - eoreq pc, r9, r2, ror #29 │ │ │ │ - eoreq pc, r9, r4, asr #29 │ │ │ │ - eorseq r2, r7, r4, lsl #31 │ │ │ │ - eoreq pc, r9, r6, asr lr @ │ │ │ │ - eorseq r2, r7, r2, ror #30 │ │ │ │ - ldrshteq r2, [r7], -lr │ │ │ │ - andseq fp, r6, sl, ror #4 │ │ │ │ - eoreq pc, r9, ip, ror sp @ │ │ │ │ - eoreq pc, r9, r8, asr #26 │ │ │ │ - eorseq r2, r7, r4, asr #28 │ │ │ │ - mulseq r7, ip, r4 │ │ │ │ - eoreq pc, r9, r0, lsl sp @ │ │ │ │ - andseq lr, r4, sl, ror #16 │ │ │ │ - andseq lr, r4, r4, asr r8 │ │ │ │ - andseq lr, r4, r2, asr #16 │ │ │ │ - eoreq pc, r9, ip, asr #25 │ │ │ │ - @ instruction: 0x00159eb4 │ │ │ │ - mulseq r5, sl, lr │ │ │ │ - andseq r9, r5, sl, lsl #29 │ │ │ │ - andseq r9, r5, r0, ror lr │ │ │ │ + eorseq r3, r7, r8, ror #3 │ │ │ │ + andseq sl, r5, lr, lsl #3 │ │ │ │ + andseq sl, r5, r0, lsl r1 │ │ │ │ + eorseq r3, r7, sl, ror r1 │ │ │ │ + ldrsheq sl, [r5], -r4 │ │ │ │ + eorseq r3, r7, r2, lsr r1 │ │ │ │ + andseq r3, r7, r0, asr #10 │ │ │ │ + ldrshteq r3, [r7], -r0 │ │ │ │ + andseq sl, r5, lr, asr r0 │ │ │ │ + andseq sl, r6, sl, ror ip │ │ │ │ + eoreq pc, r9, ip, lsl lr @ │ │ │ │ + eoreq pc, r9, sl, lsl #28 │ │ │ │ + eoreq pc, r9, r4, lsl #28 │ │ │ │ + eoreq pc, r9, r6, ror #27 │ │ │ │ + eoreq pc, r9, r8, asr #27 │ │ │ │ + ldrshteq r2, [r7], -r4 │ │ │ │ + eoreq pc, r9, sl, asr sp @ │ │ │ │ + ldrsbteq r2, [r7], -r2 │ │ │ │ + eorseq r2, r7, lr, ror #30 │ │ │ │ + andseq fp, r6, lr, ror r1 │ │ │ │ + eoreq pc, r9, r0, lsl #25 │ │ │ │ + eoreq pc, r9, ip, asr #24 │ │ │ │ + ldrhteq r2, [r7], -r4 │ │ │ │ + @ instruction: 0x001753b0 │ │ │ │ + eoreq pc, r9, r4, lsl ip @ │ │ │ │ + andseq lr, r4, lr, ror r7 │ │ │ │ + andseq lr, r4, r8, ror #14 │ │ │ │ + andseq lr, r4, r6, asr r7 │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + andseq r9, r5, r8, asr #27 │ │ │ │ + andseq r9, r5, lr, lsr #27 │ │ │ │ + mulseq r5, lr, sp │ │ │ │ + andseq r9, r5, r4, lsl #27 │ │ │ │ teqls r1, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xf90ef0d5 │ │ │ │ strmi r9, [r4], -r7, lsr #22 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blls d6c048 <__read_chk@plt+0xd06c74> │ │ │ │ - bcs 1a6ea8 <__read_chk@plt+0x141ad4> │ │ │ │ + blls d6bfd8 <__read_chk@plt+0xd06c04> │ │ │ │ + bcs 1a6e38 <__read_chk@plt+0x141a64> │ │ │ │ ldmdbvs r8, {r1, r2, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf0d59327 │ │ │ │ stmdacs r0, {r0, r8, fp, ip, sp, lr, pc} │ │ │ │ - blls cc0030 <__read_chk@plt+0xc5ac5c> │ │ │ │ + blls cbffc0 <__read_chk@plt+0xc5abec> │ │ │ │ tstcs r0, r2, lsr #16 │ │ │ │ - blls adcec0 <__read_chk@plt+0xa77aec> │ │ │ │ + blls adce50 <__read_chk@plt+0xa77a7c> │ │ │ │ adcsmi r3, r2, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0x81aff340 │ │ │ │ vsub.i8 d18, d0, d0 │ │ │ │ strbeq r8, [r1, sp, asr #3] │ │ │ │ andhi pc, r4, #64, 2 │ │ │ │ - bls c92f74 <__read_chk@plt+0xc2dba0> │ │ │ │ + bls c92f04 <__read_chk@plt+0xc2db30> │ │ │ │ cmneq r1, #4, 22 @ 0x1000 │ │ │ │ ldrmi r1, [r3], #-73 @ 0xffffffb7 │ │ │ │ addsmi r3, lr, #201326592 @ 0xc000000 │ │ │ │ andhi pc, r3, #128, 4 │ │ │ │ strtmi r2, [r3], -r0, lsl #24 │ │ │ │ movwcs fp, #4056 @ 0xfd8 │ │ │ │ ldrbeq sp, [sl, r4, lsl #26] │ │ │ │ @@ -170694,284 +170666,284 @@ │ │ │ │ vmax.s8 d20, d2, d3 │ │ │ │ adcpl r0, r0, #62 @ 0x3e │ │ │ │ streq pc, [r8], #-426 @ 0xfffffe56 │ │ │ │ @ instruction: 0xf5c21b1a │ │ │ │ andcc r4, r1, #192, 4 │ │ │ │ @ instruction: 0x9c319b2e │ │ │ │ movwcc r4, #13411 @ 0x3463 │ │ │ │ - bne ffddd794 <__read_chk@plt+0xffd783c0> │ │ │ │ + bne ffddd724 <__read_chk@plt+0xffd78350> │ │ │ │ @ instruction: 0xf8f0f0d5 │ │ │ │ strmi r4, [r3], #-1571 @ 0xfffff9dd │ │ │ │ pushls {r3, r4, r9, sl, lr} │ │ │ │ - bne ff1b2bc0 <__read_chk@plt+0xff14d7ec> │ │ │ │ + bne ff1b2b50 <__read_chk@plt+0xff14d77c> │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xf7593201 │ │ │ │ - ldrb lr, [r2, #2240]! @ 0x8c0 │ │ │ │ + ldrb lr, [r2, #2296]! @ 0x8f8 │ │ │ │ ldrbne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xe6604479 │ │ │ │ ldrbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xe65c4479 │ │ │ │ strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0x91274479 │ │ │ │ - stc 7, cr15, [lr, #352]! @ 0x160 │ │ │ │ - svc 0x00b4f758 │ │ │ │ + stcl 7, cr15, [r6, #352]! @ 0x160 │ │ │ │ + svc 0x00ecf758 │ │ │ │ stmdbls r7!, {r1, r2, r3, r5, r9, fp, ip, pc} │ │ │ │ stmne r3, {r1, r5, sl, lr} │ │ │ │ vqsub.u8 d20, d16, d19 │ │ │ │ adcsmi r8, r2, #186 @ 0xba │ │ │ │ rschi pc, r4, r0, asr #6 │ │ │ │ stccs 6, cr4, [r0], {35} @ 0x23 │ │ │ │ @ instruction: 0x07e1dd10 │ │ │ │ movwcc fp, #8012 @ 0x1f4c │ │ │ │ - bls c9d804 <__read_chk@plt+0xc38430> │ │ │ │ + bls c9d794 <__read_chk@plt+0xc383c0> │ │ │ │ ldrmi r1, [r3], #-91 @ 0xffffffa5 │ │ │ │ vqsub.u8 d20, d16, d19 │ │ │ │ ldclne 0, cr8, [r3], {238} @ 0xee │ │ │ │ svclt 0x00b82b0a │ │ │ │ addsmi r2, lr, #671088640 @ 0x28000000 │ │ │ │ rschi pc, r7, r0, lsl #6 │ │ │ │ addsmi r9, lr, #47104 @ 0xb800 │ │ │ │ - blcs 13be38 <__read_chk@plt+0xd6a64> │ │ │ │ + blcs 13bdc8 <__read_chk@plt+0xd69f4> │ │ │ │ ldcge 7, cr15, [sl, #508]! @ 0x1fc │ │ │ │ movweq pc, #33194 @ 0x81aa @ │ │ │ │ ldrmi r9, [r8], -sp, lsr #18 │ │ │ │ andeq pc, r1, #1610612740 @ 0x60000004 │ │ │ │ @ instruction: 0xf7599327 │ │ │ │ - ldr lr, [r2, #2176]! @ 0x880 │ │ │ │ + ldr lr, [r2, #2232]! @ 0x8b8 │ │ │ │ teqlt fp, r3, lsl r8 │ │ │ │ ldmvs r8, {r0, r1, r2, r4, r5, r6, r7, r8, fp, lr} │ │ │ │ @ instruction: 0xf0904479 │ │ │ │ stmdacs r0, {r0, r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldcge 4, cr15, [r2, #508] @ 0x1fc │ │ │ │ andcs r4, r5, #244, 18 @ 0x3d0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [lr, #-352]! @ 0xfffffea0 │ │ │ │ + stc 7, cr15, [r6, #352]! @ 0x160 │ │ │ │ str r9, [ip, #45] @ 0x2d │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmibmi r0!, {r0, r1, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ ldrbtmi r6, [r9], #-2200 @ 0xfffff768 │ │ │ │ - blx 1d48226 <__read_chk@plt+0x1ce2e52> │ │ │ │ - blls d784c8 <__read_chk@plt+0xd130f4> │ │ │ │ + blx 1d481b6 <__read_chk@plt+0x1ce2de2> │ │ │ │ + blls d78458 <__read_chk@plt+0xd13084> │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8935340 │ │ │ │ bfieq r3, sp, #2, #26 │ │ │ │ - blmi ffbc140c <__read_chk@plt+0xffb5c038> │ │ │ │ - bvs 17dd1e8 <__read_chk@plt+0x1777e14> │ │ │ │ + blmi ffbc139c <__read_chk@plt+0xffb5bfc8> │ │ │ │ + bvs 17dd178 <__read_chk@plt+0x1777da4> │ │ │ │ @ instruction: 0xf53f079f │ │ │ │ - bmi ffb36f44 <__read_chk@plt+0xffad1b70> │ │ │ │ + bmi ffb36ed4 <__read_chk@plt+0xffad1b00> │ │ │ │ strcs r2, [r1, -r3, lsl #6] │ │ │ │ ldrbtmi r4, [sl], #-1689 @ 0xfffff967 │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ eorls r9, r8, #-1140850688 @ 0xbc000000 │ │ │ │ - blt 98a014 <__read_chk@plt+0x924c40> │ │ │ │ + blt 989fa4 <__read_chk@plt+0x924bd0> │ │ │ │ strcs r4, [r1, -r3, ror #23] │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ - blt 70a028 <__read_chk@plt+0x6a4c54> │ │ │ │ + blt 709fb8 <__read_chk@plt+0x6a4be4> │ │ │ │ @ instruction: 0x27014bdf │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ - blt 48a03c <__read_chk@plt+0x424c68> │ │ │ │ + blt 489fcc <__read_chk@plt+0x424bf8> │ │ │ │ @ instruction: 0x27014bdb │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ - blt 20a050 <__read_chk@plt+0x1a4c7c> │ │ │ │ + blt 209fe0 <__read_chk@plt+0x1a4c0c> │ │ │ │ andcs r4, r5, #3522560 @ 0x35c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r6, #-352]! @ 0xfffffea0 │ │ │ │ + ldcl 7, cr15, [lr, #-352] @ 0xfffffea0 │ │ │ │ strb r9, [r4, #-45] @ 0xffffffd3 │ │ │ │ @ instruction: 0x932749d4 │ │ │ │ @ instruction: 0x912d4479 │ │ │ │ @ instruction: 0xf0d44608 │ │ │ │ - blls b0c028 <__read_chk@plt+0xaa6c54> │ │ │ │ + blls b0bfb8 <__read_chk@plt+0xaa6be4> │ │ │ │ ldmvs r8, {r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xffe8f0d4 │ │ │ │ - blls ad2108 <__read_chk@plt+0xa6cd34> │ │ │ │ + blls ad2098 <__read_chk@plt+0xa6ccc4> │ │ │ │ pushls {r1, r4, r5, r7, r9, lr} │ │ │ │ addhi pc, fp, r0, asr #6 │ │ │ │ svclt 0x00d82800 │ │ │ │ stcle 6, cr4, [r4, #-128] @ 0xffffff80 │ │ │ │ svclt 0x004807c3 │ │ │ │ - bl 21809c <__read_chk@plt+0x1b2cc8> │ │ │ │ + bl 21802c <__read_chk@plt+0x1b2c58> │ │ │ │ andcc r0, r2, r0, rrx │ │ │ │ @ instruction: 0xf6bf42b0 │ │ │ │ stmibmi r6, {r0, r1, r2, r4, r5, r8, sl, fp, sp, pc}^ │ │ │ │ movweq pc, #33194 @ 0x81aa @ │ │ │ │ vmin.s8 d20, d6, d8 │ │ │ │ ldrbtmi r0, [r9], #-513 @ 0xfffffdff │ │ │ │ - @ instruction: 0xf7589327 │ │ │ │ - stmdals r7!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - svc 0x0000f758 │ │ │ │ + @ instruction: 0xf7599327 │ │ │ │ + stmdals r7!, {r2, r4, r5, fp, sp, lr, pc} │ │ │ │ + svc 0x0038f758 │ │ │ │ vstmiane r3!, {s9-s200} │ │ │ │ ldrbtmi r9, [sl], #-3111 @ 0xfffff3d9 │ │ │ │ ldmvs r1, {r0, r1, r4, r5, r6, r7, r9, fp, ip}^ │ │ │ │ sbcmi pc, r0, #192, 10 @ 0x30000000 │ │ │ │ strtmi r3, [r0], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf812f0d5 │ │ │ │ @ instruction: 0xf1aae51f │ │ │ │ vcgt.s8 d16, d6, d8 │ │ │ │ ldrmi r0, [ip], -r1, lsl #4 │ │ │ │ - @ instruction: 0xf7584618 │ │ │ │ - strtmi lr, [r0], -r4, ror #31 │ │ │ │ - mcr 7, 7, pc, cr8, cr8, {2} @ │ │ │ │ + @ instruction: 0xf7594618 │ │ │ │ + @ instruction: 0x4620e81c │ │ │ │ + svc 0x0020f758 │ │ │ │ strtls r4, [r7], #-2997 @ 0xfffff44b │ │ │ │ ldrbtmi r4, [fp], #-1028 @ 0xfffffbfc │ │ │ │ vtst.8 q11, q11, │ │ │ │ - bne 78cd00 <__read_chk@plt+0x72792c> │ │ │ │ - @ instruction: 0xf7584620 │ │ │ │ - @ instruction: 0x4620efd6 │ │ │ │ - mrc 7, 6, APSR_nzcv, cr10, cr8, {2} │ │ │ │ + bne 78cc90 <__read_chk@plt+0x7278bc> │ │ │ │ + @ instruction: 0xf7594620 │ │ │ │ + strtmi lr, [r0], -lr, lsl #16 │ │ │ │ + svc 0x0012f758 │ │ │ │ strtmi r9, [r0], #-2855 @ 0xfffff4d9 │ │ │ │ - bne ff1b25c4 <__read_chk@plt+0xff14d1f0> │ │ │ │ + bne ff1b2554 <__read_chk@plt+0xff14d180> │ │ │ │ movweq pc, #4678 @ 0x1246 @ │ │ │ │ - @ instruction: 0xf7581a9a │ │ │ │ - ldrbt lr, [ip], #4042 @ 0xfca │ │ │ │ + @ instruction: 0xf7591a9a │ │ │ │ + ldrbt lr, [ip], #2050 @ 0x802 │ │ │ │ strcs r4, [r1, -sl, lsr #23] │ │ │ │ stmdbeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ adclt pc, ip, sp, asr #17 │ │ │ │ @ instruction: 0x9328447b │ │ │ │ ldmiblt r5, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ vqdmulh.s d20, d22, d22 │ │ │ │ ldrbtmi r0, [fp], #-513 @ 0xfffffdff │ │ │ │ @ instruction: 0xf1aa68d9 │ │ │ │ ldrmi r0, [ip], -r8, lsl #6 │ │ │ │ @ instruction: 0x93274618 │ │ │ │ - svc 0x00b2f758 │ │ │ │ + svc 0x00eaf758 │ │ │ │ @ instruction: 0xf7584620 │ │ │ │ - pushls {r3, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + pushls {r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ sbcmi pc, r0, #192, 10 @ 0x30000000 │ │ │ │ andcc r4, r1, #32, 8 @ 0x20000000 │ │ │ │ - svc 0x00a8f758 │ │ │ │ + svc 0x00e0f758 │ │ │ │ stccs 4, cr14, [r5], {219} @ 0xdb │ │ │ │ svcge 0x0016f77f │ │ │ │ @ instruction: 0xf1aa499a │ │ │ │ ldrmi r0, [ip], -r8, lsl #6 │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ andeq pc, r1, #1610612740 @ 0x60000004 │ │ │ │ - svc 0x009af758 │ │ │ │ + svc 0x00d2f758 │ │ │ │ @ instruction: 0xf7584620 │ │ │ │ - ldmibmi r5, {r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmibmi r5, {r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf5c09b2e │ │ │ │ ldrbtmi r4, [r9], #-704 @ 0xfffffd40 │ │ │ │ movwcc r9, #13351 @ 0x3427 │ │ │ │ - bne ffddd1a0 <__read_chk@plt+0xffd77dcc> │ │ │ │ + bne ffddd130 <__read_chk@plt+0xffd77d5c> │ │ │ │ stmiavs r9, {r0, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf0d44620 │ │ │ │ strtmi pc, [r0], #-4015 @ 0xfffff051 │ │ │ │ @ instruction: 0x932de6bf │ │ │ │ movweq pc, #33194 @ 0x81aa @ │ │ │ │ @ instruction: 0x4618461c │ │ │ │ andeq pc, r1, #1610612740 @ 0x60000004 │ │ │ │ @ instruction: 0xf7589327 │ │ │ │ - qsub16mi lr, r0, lr │ │ │ │ - mcr 7, 4, pc, cr2, cr8, {2} @ │ │ │ │ + @ instruction: 0x4620efb6 │ │ │ │ + mrc 7, 5, APSR_nzcv, cr10, cr8, {2} │ │ │ │ ldmvs r9, {r0, r2, r3, r5, r8, r9, fp, ip, pc}^ │ │ │ │ ldmdbvs r9, {r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldceq 0, cr15, [ip], #-316 @ 0xfffffec4 │ │ │ │ ldrbmi r9, [r3], -lr, lsr #6 │ │ │ │ andeq pc, r7, sl, lsr #3 │ │ │ │ sbcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8034604 │ │ │ │ @ instruction: 0x9327cd08 │ │ │ │ - svc 0x0068f758 │ │ │ │ + svc 0x00a0f758 │ │ │ │ @ instruction: 0xf7584620 │ │ │ │ - blls cc7b9c <__read_chk@plt+0xc627c8> │ │ │ │ + blls cc7c0c <__read_chk@plt+0xc62838> │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ stmiane r3!, {r0, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ vfma.f32 d17, d18, d12 │ │ │ │ addpl r0, r3, #-134217728 @ 0xf8000000 │ │ │ │ - bne ff9b2e94 <__read_chk@plt+0xff94dac0> │ │ │ │ + bne ff9b2e24 <__read_chk@plt+0xff94da50> │ │ │ │ movweq pc, #4678 @ 0x1246 @ │ │ │ │ @ instruction: 0xe77d1a9a │ │ │ │ strtmi r9, [r3], -lr, lsr #20 │ │ │ │ ldclne 4, cr4, [sl], {19} │ │ │ │ @ instruction: 0xf6ff4296 │ │ │ │ ldmdbmi r2!, {r0, r3, r4, r5, r9, sl, fp, sp, pc}^ │ │ │ │ andcs r4, r1, #84, 12 @ 0x5400000 │ │ │ │ ldrbtmi r9, [r9], #-512 @ 0xfffffe00 │ │ │ │ ldceq 0, cr15, [ip], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xf8043303 │ │ │ │ - bne ffdff644 <__read_chk@plt+0xffd9a270> │ │ │ │ + bne ffdff5d4 <__read_chk@plt+0xffd9a200> │ │ │ │ andeq pc, r7, sl, lsr #3 │ │ │ │ vst4.8 {d25,d27,d29,d31}, [pc :128], lr │ │ │ │ stmdbvs r9, {r6, r7, r9, lr} │ │ │ │ eorsls r9, r1, r7, lsr #8 │ │ │ │ ldc2l 0, cr15, [sl], #852 @ 0x354 │ │ │ │ vqdmulh.s d25, d2, d30 │ │ │ │ ldmvs r9, {r1, r2, r3, r4, r5, r9}^ │ │ │ │ ldmdals r1!, {r0, r1, r9, sl, lr} │ │ │ │ strmi r5, [r3], #-706 @ 0xfffffd3e │ │ │ │ vldmiane ip, {s18-s56} │ │ │ │ vmax.s8 d20, d6, d16 │ │ │ │ - bne fe98ce58 <__read_chk@plt+0xfe927a84> │ │ │ │ + bne fe98cde8 <__read_chk@plt+0xfe927a14> │ │ │ │ @ instruction: 0xf7581a9a │ │ │ │ - strtmi lr, [r0], -sl, lsr #30 │ │ │ │ - mcr 7, 1, pc, cr14, cr8, {2} @ │ │ │ │ + strtmi lr, [r0], -r2, ror #30 │ │ │ │ + mcr 7, 3, pc, cr6, cr8, {2} @ │ │ │ │ strtmi r9, [r0], #-2599 @ 0xfffff5d9 │ │ │ │ movweq pc, #4678 @ 0x1246 @ │ │ │ │ pushls {r1, r7, r9, fp, ip} │ │ │ │ @ instruction: 0xf7581a9a │ │ │ │ - ldrb lr, [r0], #-3870 @ 0xfffff0e2 │ │ │ │ - bl 232b30 <__read_chk@plt+0x1cd75c> │ │ │ │ + ldrb lr, [r0], #-3926 @ 0xfffff0aa │ │ │ │ + bl 232ac0 <__read_chk@plt+0x1cd6ec> │ │ │ │ subne r0, r1, r0, ror #6 │ │ │ │ movwcc r4, #13331 @ 0x3413 │ │ │ │ @ instruction: 0xf6ff429e │ │ │ │ @ instruction: 0x4623adfd │ │ │ │ bfi r4, r3, (invalid: 8:0) │ │ │ │ - blcs 132f48 <__read_chk@plt+0xcdb74> │ │ │ │ + blcs 132ed8 <__read_chk@plt+0xcdb04> │ │ │ │ addsmi sp, lr, #2, 26 @ 0x80 │ │ │ │ mcrge 6, 4, pc, cr2, cr15, {5} @ │ │ │ │ adcmi r4, r6, #36700160 @ 0x2300000 │ │ │ │ ldcge 7, cr15, [r8], #-508 @ 0xfffffe04 │ │ │ │ adcsmi r3, r3, #469762048 @ 0x1c000000 │ │ │ │ @ instruction: 0xf1aadb49 │ │ │ │ @ instruction: 0x93270308 │ │ │ │ - blmi 13ddb10 <__read_chk@plt+0x137873c> │ │ │ │ + blmi 13ddaa0 <__read_chk@plt+0x13786cc> │ │ │ │ ldmvs r9, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf758e634 │ │ │ │ - @ instruction: 0xf1aaeb82 │ │ │ │ + @ instruction: 0xf1aaebba │ │ │ │ movwcs r0, #4103 @ 0x1007 │ │ │ │ sbcmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ movwcs r9, #768 @ 0x300 │ │ │ │ streq pc, [r8], #-426 @ 0xfffffe56 │ │ │ │ strtls r9, [r7], #-50 @ 0xffffffce │ │ │ │ stc2 0, cr15, [ip], #852 @ 0x354 │ │ │ │ @ instruction: 0x46039a31 │ │ │ │ @ instruction: 0xf04f9832 │ │ │ │ ldmvs r1, {sl, fp}^ │ │ │ │ andcc r1, r2, #12713984 @ 0xc20000 │ │ │ │ vqsub.s8 d25, d2, d17 │ │ │ │ sbcpl r0, r2, #-536870909 @ 0xe0000003 │ │ │ │ - blne 7b2fb4 <__read_chk@plt+0x74dbe0> │ │ │ │ + blne 7b2f44 <__read_chk@plt+0x74db70> │ │ │ │ sbcmi pc, r0, #813694976 @ 0x30800000 │ │ │ │ str r3, [r7], -r1, lsl #4 │ │ │ │ andcs r1, r1, #67 @ 0x43 │ │ │ │ andeq pc, r7, sl, lsr #3 │ │ │ │ vst1.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0xf1aa42c0 │ │ │ │ teqls r3, #8, 8 @ 0x8000000 │ │ │ │ strtls r9, [r7], #-50 @ 0xffffffce │ │ │ │ stc2 0, cr15, [ip], {213} @ 0xd5 │ │ │ │ - blls df2bdc <__read_chk@plt+0xd8d808> │ │ │ │ + blls df2b6c <__read_chk@plt+0xd8d798> │ │ │ │ @ instruction: 0x460268d1 │ │ │ │ @ instruction: 0x469c9832 │ │ │ │ stcne 4, cr4, [r3], {16} │ │ │ │ - blls db0fec <__read_chk@plt+0xd4bc18> │ │ │ │ + blls db0f7c <__read_chk@plt+0xd4bba8> │ │ │ │ eorseq pc, lr, r2, asr #4 │ │ │ │ - blls d60d90 <__read_chk@plt+0xcfb9bc> │ │ │ │ + blls d60d20 <__read_chk@plt+0xcfb94c> │ │ │ │ @ instruction: 0xf5c21b1a │ │ │ │ andcc r4, r1, #192, 4 │ │ │ │ - bmi b85ad4 <__read_chk@plt+0xb20700> │ │ │ │ + bmi b85a64 <__read_chk@plt+0xb20690> │ │ │ │ andeq pc, r7, sl, lsr #3 │ │ │ │ @ instruction: 0x46041b33 │ │ │ │ - blcc 1dd530 <__read_chk@plt+0x17815c> │ │ │ │ + blcc 1dd4c0 <__read_chk@plt+0x1780ec> │ │ │ │ ldceq 0, cr15, [ip], #-316 @ 0xfffffec4 │ │ │ │ andcs r6, r1, #278528 @ 0x44000 │ │ │ │ vst1.8 {d25-d28}, [pc], r0 │ │ │ │ @ instruction: 0xf80a42c0 │ │ │ │ @ instruction: 0xf0d5cc08 │ │ │ │ sha1c.32 , q1, │ │ │ │ eorpl r0, r2, #-536870909 @ 0xe0000003 │ │ │ │ @@ -170979,38 +170951,38 @@ │ │ │ │ andcc r6, r2, sl, asr #7 │ │ │ │ ldr r9, [lr, r7, lsr #6] │ │ │ │ @ instruction: 0xf7ff461e │ │ │ │ @ instruction: 0xf1b9bbec │ │ │ │ svclt 0x00180700 │ │ │ │ @ instruction: 0xf7ff2701 │ │ │ │ svclt 0x0000b86c │ │ │ │ - ldrhteq r2, [r7], -r4 │ │ │ │ - eoreq pc, r9, ip, lsl #20 │ │ │ │ - eoreq pc, r9, r4, lsl #20 │ │ │ │ - andseq r9, r5, r0, lsr #25 │ │ │ │ - andseq r3, r7, r4, lsr r0 │ │ │ │ - @ instruction: 0x00159bfe │ │ │ │ - andseq r3, r7, lr │ │ │ │ - eorseq r2, r7, r4, ror #20 │ │ │ │ - @ instruction: 0x001722b6 │ │ │ │ - mulseq r7, ip, r2 │ │ │ │ - andseq r9, r5, r0, lsl #22 │ │ │ │ - andseq r9, r5, ip, ror #21 │ │ │ │ - andseq r9, r5, r2, ror #22 │ │ │ │ - andseq r9, r5, ip, ror #22 │ │ │ │ - andseq r9, r5, lr, lsr #22 │ │ │ │ - mlaseq r7, sl, r9, r2 │ │ │ │ - eorseq r2, r7, sl, ror #18 │ │ │ │ - mulseq r7, r8, r1 │ │ │ │ - eorseq r2, r7, r6, lsr #18 │ │ │ │ - andseq sl, r9, r2, ror #22 │ │ │ │ - ldrsbteq r2, [r7], -r6 │ │ │ │ - eorseq r2, r7, r6, asr #16 │ │ │ │ - eorseq r2, r7, ip, lsr #15 │ │ │ │ - eorseq r2, r7, r8, lsl r7 │ │ │ │ + eorseq r2, r7, r4, lsr #24 │ │ │ │ + eoreq pc, r9, r0, lsl r9 @ │ │ │ │ + eoreq pc, r9, r8, lsl #18 │ │ │ │ + @ instruction: 0x00159bb4 │ │ │ │ + andseq r2, r7, r8, asr #30 │ │ │ │ + andseq r9, r5, r2, lsl fp │ │ │ │ + andseq r2, r7, r2, lsr #30 │ │ │ │ + ldrsbteq r2, [r7], -r4 │ │ │ │ + andseq r2, r7, sl, asr #3 │ │ │ │ + @ instruction: 0x001721b0 │ │ │ │ + andseq r9, r5, r4, lsl sl │ │ │ │ + andseq r9, r5, r0, lsl #20 │ │ │ │ + andseq r9, r5, r6, ror sl │ │ │ │ + andseq r9, r5, r0, lsl #21 │ │ │ │ + andseq r9, r5, r2, asr #20 │ │ │ │ + eorseq r2, r7, sl, lsl #20 │ │ │ │ + ldrsbteq r2, [r7], -sl │ │ │ │ + andseq r2, r7, ip, lsr #1 │ │ │ │ + mlaseq r7, r6, r9, r2 │ │ │ │ + andseq sl, r9, r6, ror sl │ │ │ │ + eorseq r2, r7, r6, asr #18 │ │ │ │ + ldrhteq r2, [r7], -r6 │ │ │ │ + eorseq r2, r7, ip, lsl r8 │ │ │ │ + eorseq r2, r7, r8, lsl #15 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ ldrbpl pc, [ip, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ @ instruction: 0x461e45fc │ │ │ │ @@ -171027,33 +170999,33 @@ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrbcc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ bicslt r9, r5, r1, lsl #6 │ │ │ │ strbne pc, [r8, #2271] @ 0x8df @ │ │ │ │ stmiavs fp!, {r1, r5, r9, sl, lr} │ │ │ │ ldrbtmi r2, [r9], #-9 │ │ │ │ - stc2 0, cr15, [r4, #856]! @ 0x358 │ │ │ │ + stc2l 0, cr15, [ip, #-856] @ 0xfffffca8 │ │ │ │ ldrne pc, [ip, #2271]! @ 0x8df │ │ │ │ tstcs r1, #3620864 @ 0x374000 │ │ │ │ andcs r4, r9, r9, ror r4 │ │ │ │ - ldc2 0, cr15, [ip, #856] @ 0x358 │ │ │ │ - blcs 126d08 <__read_chk@plt+0xc1934> │ │ │ │ + stc2l 0, cr15, [r4, #-856] @ 0xfffffca8 │ │ │ │ + blcs 126c98 <__read_chk@plt+0xc18c4> │ │ │ │ stmdavs fp!, {r0, r1, r2, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r7, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r3, asr r8 @ │ │ │ │ rscvc lr, r2, #139264 @ 0x22000 │ │ │ │ @ instruction: 0xf8dfe010 │ │ │ │ @ instruction: 0x462b159c │ │ │ │ andcs r4, r9, r2, lsr #12 │ │ │ │ @ instruction: 0xf0d64479 │ │ │ │ - @ instruction: 0xf8dffd89 │ │ │ │ + @ instruction: 0xf8dffd31 │ │ │ │ ldmib sp, {r4, r7, r8, sl, ip}^ │ │ │ │ ldrbtmi r2, [r9], #-785 @ 0xfffffcef │ │ │ │ @ instruction: 0xf0d62009 │ │ │ │ - andcs pc, r0, #8256 @ 0x2040 │ │ │ │ + andcs pc, r0, #2624 @ 0xa40 │ │ │ │ strge pc, [r0, #2271] @ 0x8df │ │ │ │ ldrbtmi r9, [sl], #2816 @ 0xb00 │ │ │ │ andscs pc, r4, sl, asr #17 │ │ │ │ movwpl lr, #6602 @ 0x19ca │ │ │ │ submi pc, r4, sl, asr #17 │ │ │ │ andvc pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ @@ -171079,68 +171051,68 @@ │ │ │ │ andmi pc, r1, sl, lsl #12 │ │ │ │ stccc 8, cr15, [r1], {202} @ 0xca │ │ │ │ stccc 8, cr15, [r5], {202} @ 0xca │ │ │ │ stccc 8, cr15, [r9], {202} @ 0xca │ │ │ │ stccc 8, cr15, [sp], {202} @ 0xca │ │ │ │ ldccc 8, cr15, [r1], {202} @ 0xca │ │ │ │ ldccc 8, cr15, [r5], {202} @ 0xca │ │ │ │ - stcl 7, cr15, [sl, #352] @ 0x160 │ │ │ │ + mcr 7, 0, pc, cr2, cr8, {2} @ │ │ │ │ tstpeq ip, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ andmi pc, sp, sl, lsl #12 │ │ │ │ @ instruction: 0xf758220b │ │ │ │ - @ instruction: 0xf8dfedc4 │ │ │ │ + @ instruction: 0xf8dfedfc │ │ │ │ ldrbtmi r0, [r8], #-1272 @ 0xfffffb08 │ │ │ │ - blcs 12683c <__read_chk@plt+0xc1468> │ │ │ │ + blcs 1267cc <__read_chk@plt+0xc13f8> │ │ │ │ adchi pc, pc, r0 │ │ │ │ @ instruction: 0xf0dd300c │ │ │ │ - vmovcs.16 d0[1], pc │ │ │ │ + vmlacs.f64 d15, d0, d23 │ │ │ │ adchi pc, ip, r0, asr #32 │ │ │ │ strbtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ ldmvs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8df8193 │ │ │ │ ldrbtmi r8, [r8], #1240 @ 0x4d8 │ │ │ │ @ instruction: 0x3010f8d8 │ │ │ │ rsbsle r2, r0, r0, lsl #22 │ │ │ │ andseq pc, r0, r8, lsl #2 │ │ │ │ - blx 1bc88da <__read_chk@plt+0x1b63506> │ │ │ │ + blx 5c886a <__read_chk@plt+0x563496> │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0xf8d8d16d │ │ │ │ stmdacs r0, {r4} │ │ │ │ orrhi pc, r8, r0 │ │ │ │ ldrtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stccs 1, cr8, [r1], {13} │ │ │ │ stccs 15, cr11, [r6], {24} │ │ │ │ mrshi pc, (UNDEF: 8) @ │ │ │ │ - bcs 126af8 <__read_chk@plt+0xc1724> │ │ │ │ + bcs 126a88 <__read_chk@plt+0xc16b4> │ │ │ │ tstphi r4, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ stmdbvs r9!, {r0, r2, r3, r6, r7, pc} │ │ │ │ stmdbcs r0, {r1, r2, r5, r7, r8, r9, sl, fp, ip} │ │ │ │ mvnhi pc, r0 │ │ │ │ addsmi r6, sl, #176128 @ 0x2b000 │ │ │ │ bichi pc, r1, r0, asr #6 │ │ │ │ vceq.f32 d2, d0, d2 │ │ │ │ - blcs 12c8b8 <__read_chk@plt+0xc74e4> │ │ │ │ + blcs 12c848 <__read_chk@plt+0xc7474> │ │ │ │ bichi pc, r7, r0, lsl #6 │ │ │ │ stccs 12, cr3, [r6], {2} │ │ │ │ sbchi pc, sp, r0, lsl #4 │ │ │ │ @ instruction: 0xf014e8df │ │ │ │ biceq r0, lr, r7, asr #1 │ │ │ │ biceq r0, lr, lr, asr #3 │ │ │ │ ldrdeq r0, [r7], #15 │ │ │ │ @ instruction: 0xf8db01ce │ │ │ │ mrscs r2, (UNDEF: 2) │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ smlalscs pc, pc, r2, r8 @ │ │ │ │ subne pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf57f0693 │ │ │ │ - blls 1783e0 <__read_chk@plt+0x11300c> │ │ │ │ + blls 178370 <__read_chk@plt+0x112f9c> │ │ │ │ orrpl pc, r0, #12582912 @ 0xc00000 │ │ │ │ ldcne 8, cr15, [r4], {211} @ 0xd3 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ @ instruction: 0xf8d3af75 │ │ │ │ @ instruction: 0xf1baac40 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8dfaf6f │ │ │ │ @@ -171149,169 +171121,169 @@ │ │ │ │ andmi pc, r1, r8, lsl #12 │ │ │ │ stccc 8, cr15, [r1], {200} @ 0xc8 │ │ │ │ stccc 8, cr15, [r5], {200} @ 0xc8 │ │ │ │ stccc 8, cr15, [r9], {200} @ 0xc8 │ │ │ │ stccc 8, cr15, [sp], {200} @ 0xc8 │ │ │ │ ldccc 8, cr15, [r1], {200} @ 0xc8 │ │ │ │ ldccc 8, cr15, [r5], {200} @ 0xc8 │ │ │ │ - ldc 7, cr15, [lr, #-352]! @ 0xfffffea0 │ │ │ │ + ldcl 7, cr15, [r6, #-352]! @ 0xfffffea0 │ │ │ │ @ instruction: 0xf6084651 │ │ │ │ andcs r4, fp, #13 │ │ │ │ - ldc 7, cr15, [r8, #-352]! @ 0xfffffea0 │ │ │ │ + ldcl 7, cr15, [r0, #-352]! @ 0xfffffea0 │ │ │ │ @ instruction: 0xf1b9e773 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0x4630811f │ │ │ │ - blx 1748768 <__read_chk@plt+0x16e3394> │ │ │ │ + blx 17486f8 <__read_chk@plt+0x16e3324> │ │ │ │ suble r2, r0, r0, lsl #16 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf8d368cb │ │ │ │ - blcs 11896c <__read_chk@plt+0xb3598> │ │ │ │ + blcs 1188fc <__read_chk@plt+0xb3528> │ │ │ │ mrcmi 0, 7, sp, cr5, cr9, {1} │ │ │ │ ldrbtmi r3, [lr], #-292 @ 0xfffffedc │ │ │ │ @ instruction: 0xf0d168f0 │ │ │ │ ldmdblt r8!, {r0, r1, r3, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ strbmi r6, [fp, #-2267] @ 0xfffff725 │ │ │ │ ldmdbvs r0!, {r3, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ svcge 0x0079f43f │ │ │ │ ldrdeq pc, [ip], -r9 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0f6817f │ │ │ │ - blmi ffc0bf00 <__read_chk@plt+0xffba6b2c> │ │ │ │ + blmi ffc0bd30 <__read_chk@plt+0xffba695c> │ │ │ │ tstvs r8, fp, ror r4 │ │ │ │ cdpcs 7, 0, cr14, cr0, cr13, {3} │ │ │ │ rschi pc, lr, r0 │ │ │ │ @ instruction: 0xf0614630 │ │ │ │ @ instruction: 0xf8dbfedb │ │ │ │ andls r1, r2, r0 │ │ │ │ @ instruction: 0x31244630 │ │ │ │ ldc2 0, cr15, [sl, #-836] @ 0xfffffcbc │ │ │ │ lsllt r9, r2, #22 │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0x46304618 │ │ │ │ - mcr2 0, 0, pc, cr4, cr6, {7} @ │ │ │ │ + stc2 0, cr15, [ip, #984]! @ 0x3d8 │ │ │ │ ldrbtmi r4, [fp], #-3039 @ 0xfffff421 │ │ │ │ - blls 1a4a24 <__read_chk@plt+0x13f650> │ │ │ │ + blls 1a49b4 <__read_chk@plt+0x13f5e0> │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ stmdage r2, {r0, r1, r3, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ - blx fee48a44 <__read_chk@plt+0xfede3670> │ │ │ │ - blmi ff8063ac <__read_chk@plt+0xff7a0fd8> │ │ │ │ + blx 18489d4 <__read_chk@plt+0x17e3600> │ │ │ │ + blmi ff80633c <__read_chk@plt+0xff7a0f68> │ │ │ │ ldmdbvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8dbe749 │ │ │ │ ldmvs r2, {sp}^ │ │ │ │ mvnle r4, sl, asr #10 │ │ │ │ svclt 0x00142b00 │ │ │ │ @ instruction: 0x46304618 │ │ │ │ - blx 7c8874 <__read_chk@plt+0x7634a0> │ │ │ │ - stc2l 0, cr15, [r8, #984]! @ 0x3d8 │ │ │ │ + blx 7c8804 <__read_chk@plt+0x763430> │ │ │ │ + ldc2 0, cr15, [r0, #984] @ 0x3d8 │ │ │ │ strbmi lr, [r1], -r2, ror #15 │ │ │ │ - blx 1e48aa6 <__read_chk@plt+0x1de36d2> │ │ │ │ + blx 848a36 <__read_chk@plt+0x7e3662> │ │ │ │ smlawblt r0, r1, r6, r4 │ │ │ │ @ instruction: 0x305ef990 │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ @ instruction: 0xf8df814e │ │ │ │ @ instruction: 0x4640a338 │ │ │ │ @ instruction: 0xf8da44fa │ │ │ │ @ instruction: 0xf0bf9000 │ │ │ │ andcs pc, r0, #708 @ 0x2c4 │ │ │ │ strbmi r4, [r8], -r1, lsl #12 │ │ │ │ - blx 1fc8a00 <__read_chk@plt+0x1f6362c> │ │ │ │ + blx 1fc8990 <__read_chk@plt+0x1f635bc> │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldrmi r6, [r8, #2691] @ 0xa83 │ │ │ │ msrhi (UNDEF: 47), r0 │ │ │ │ ldmdble sp!, {r1, r9, sl, fp, sp} │ │ │ │ stccs 12, cr3, [r6], {2} │ │ │ │ ldm pc, {r0, r1, r2, r3, fp, ip, lr, pc}^ @ │ │ │ │ streq pc, [sl], #-4 │ │ │ │ - beq 98d754 <__read_chk@plt+0x928380> │ │ │ │ - blmi ff10c758 <__read_chk@plt+0xff0a7384> │ │ │ │ + beq 98d6e4 <__read_chk@plt+0x928310> │ │ │ │ + blmi ff10c6e8 <__read_chk@plt+0xff0a7314> │ │ │ │ ldrbtmi r9, [fp], #-2578 @ 0xfffff5ee │ │ │ │ - bls 564fb8 <__read_chk@plt+0x4ffbe4> │ │ │ │ + bls 564f48 <__read_chk@plt+0x4ffb74> │ │ │ │ andcs r6, r0, #-2147483610 @ 0x80000026 │ │ │ │ ldrbtmi r4, [fp], #-3005 @ 0xfffff443 │ │ │ │ @ instruction: 0xf7fe625a │ │ │ │ - blls 50b984 <__read_chk@plt+0x4a65b0> │ │ │ │ + blls 50b914 <__read_chk@plt+0x4a6540> │ │ │ │ stmiblt r3, {r2, r9, sl, lr}^ │ │ │ │ - blmi fea1f250 <__read_chk@plt+0xfe9b9e7c> │ │ │ │ + blmi fea1f1e0 <__read_chk@plt+0xfe9b9e0c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 1e67d8 <__read_chk@plt+0x181404> │ │ │ │ + blls 1e6768 <__read_chk@plt+0x181394> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x4620813b │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - blmi fee30744 <__read_chk@plt+0xfedcb370> │ │ │ │ + blmi fee306d4 <__read_chk@plt+0xfedcb300> │ │ │ │ ldrbtmi r6, [fp], #-2858 @ 0xfffff4d6 │ │ │ │ @ instruction: 0xf7fe621a │ │ │ │ - blls 50b954 <__read_chk@plt+0x4a6580> │ │ │ │ - blcs 11dfa4 <__read_chk@plt+0xb8bd0> │ │ │ │ + blls 50b8e4 <__read_chk@plt+0x4a6510> │ │ │ │ + blcs 11df34 <__read_chk@plt+0xb8b60> │ │ │ │ @ instruction: 0xf7fed0e6 │ │ │ │ @ instruction: 0xe7e3f8f7 │ │ │ │ - blcs 19462c <__read_chk@plt+0x12f258> │ │ │ │ + blcs 1945bc <__read_chk@plt+0x12f1e8> │ │ │ │ movwcs fp, #3980 @ 0xf8c │ │ │ │ stccs 3, cr2, [r0, #-4] │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ sbcle r2, r1, r0, lsl #22 │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ - blcs 127064 <__read_chk@plt+0xc1c90> │ │ │ │ + blcs 126ff4 <__read_chk@plt+0xc1c20> │ │ │ │ stmdbvs r9!, {r0, r1, r2, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ stmdavs r8!, {r0, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ stmdavs sl!, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ eorcs pc, r2, r0, asr r8 @ │ │ │ │ svclt 0x00cc2a00 │ │ │ │ andcs r2, r0, r1 │ │ │ │ svclt 0x00c8429a │ │ │ │ stmdacs r0, {sp} │ │ │ │ adcshi pc, pc, r0, asr #32 │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ cdp2 0, 4, cr15, cr8, cr5, {6} │ │ │ │ - bvs 178d08 <__read_chk@plt+0x113934> │ │ │ │ + bvs 178c98 <__read_chk@plt+0x1138c4> │ │ │ │ stmdavs r3, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0404299 │ │ │ │ - blmi fe76caa8 <__read_chk@plt+0xfe7076d4> │ │ │ │ + blmi fe76ca38 <__read_chk@plt+0xfe707664> │ │ │ │ ldrbtmi r6, [fp], #-2114 @ 0xfffff7be │ │ │ │ stccc 1, cr6, [r2], {218} @ 0xda │ │ │ │ stmiale ip!, {r1, r2, sl, fp, sp} │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strtmi r4, [r3], #-36 @ 0xffffffdc │ │ │ │ svclt 0x00004718 │ │ │ │ muleq r0, r5, r0 │ │ │ │ andeq r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #1 │ │ │ │ @ instruction: 0xffffff77 │ │ │ │ muleq r0, r5, r0 │ │ │ │ andeq r0, r0, r9, lsl #1 │ │ │ │ stmmi ip, {r0, r8, r9, fp, ip, pc} │ │ │ │ - bpl fe149c3c <__read_chk@plt+0xfe0e4868> │ │ │ │ + bpl fe149bcc <__read_chk@plt+0xfe0e47f8> │ │ │ │ @ instruction: 0xf6004478 │ │ │ │ @ instruction: 0xf8da4001 │ │ │ │ @ instruction: 0xf8c01bbc │ │ │ │ @ instruction: 0xf8c08000 │ │ │ │ @ instruction: 0xf8c08004 │ │ │ │ @ instruction: 0xf8c08008 │ │ │ │ @ instruction: 0xf8c0800c │ │ │ │ @ instruction: 0xf8c08010 │ │ │ │ tstlt r1, r4, lsl r0 │ │ │ │ @ instruction: 0xf758220b │ │ │ │ - @ instruction: 0xf8daec2a │ │ │ │ + @ instruction: 0xf8daec62 │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, fp, ip} │ │ │ │ mcrge 4, 3, pc, cr1, cr15, {1} @ │ │ │ │ andcs r4, fp, #8257536 @ 0x7e0000 │ │ │ │ @ instruction: 0xf6004478 │ │ │ │ @ instruction: 0xf758400d │ │ │ │ - @ instruction: 0xe658ec1e │ │ │ │ + @ instruction: 0xe658ec56 │ │ │ │ ldrbtmi r4, [r8], #-2171 @ 0xfffff785 │ │ │ │ - stc2 0, cr15, [r4, #-984]! @ 0xfffffc28 │ │ │ │ + stc2l 0, cr15, [ip], {246} @ 0xf6 │ │ │ │ ldrbtmi r4, [fp], #-2938 @ 0xfffff486 │ │ │ │ @ instruction: 0xe66460d8 │ │ │ │ ldrbtmi r4, [r8], #-2169 @ 0xfffff787 │ │ │ │ - ldc2 0, cr15, [ip, #-984] @ 0xfffffc28 │ │ │ │ + stc2l 0, cr15, [r4], {246} @ 0xf6 │ │ │ │ ldrbtmi r4, [fp], #-2936 @ 0xfffff488 │ │ │ │ @ instruction: 0xe66f6118 │ │ │ │ - bls 59f674 <__read_chk@plt+0x53a2a0> │ │ │ │ + bls 59f604 <__read_chk@plt+0x53a230> │ │ │ │ andsvs r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ orrsvs r9, sl, r1, lsl sl │ │ │ │ svceq 0x0000f1b9 │ │ │ │ svcge 0x0055f43f │ │ │ │ @ instruction: 0x305ef999 │ │ │ │ @ instruction: 0x205ef899 │ │ │ │ @ instruction: 0xf6bf2b00 │ │ │ │ @@ -171319,15 +171291,15 @@ │ │ │ │ andcs fp, r1, #72, 30 @ 0x120 │ │ │ │ svcge 0x004af53f │ │ │ │ svclt 0x004806d0 │ │ │ │ @ instruction: 0xf53f2204 │ │ │ │ stclmi 15, cr10, [fp], #-276 @ 0xfffffeec │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ - bmi 1b785d0 <__read_chk@plt+0x1b131fc> │ │ │ │ + bmi 1b78560 <__read_chk@plt+0x1b1318c> │ │ │ │ ldrdne pc, [r0], -r9 │ │ │ │ @ instruction: 0xf06e447a │ │ │ │ andcs pc, r8, #8585216 @ 0x830000 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdavs r2!, {r0, r2, r4, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf8dbaf30 │ │ │ │ @@ -171354,27 +171326,27 @@ │ │ │ │ @ instruction: 0xf04faef7 │ │ │ │ ldr r0, [r8, -r0, lsl #18]! │ │ │ │ @ instruction: 0xf0c54638 │ │ │ │ stmdacs r0, {r0, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x004df47f │ │ │ │ @ instruction: 0xf851e74f │ │ │ │ ldr r1, [lr, -r2, lsr #32]! │ │ │ │ - bls 59f684 <__read_chk@plt+0x53a2b0> │ │ │ │ + bls 59f614 <__read_chk@plt+0x53a240> │ │ │ │ andsvs r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ orrsvs r9, sl, r1, lsl sl │ │ │ │ mcrcs 6, 0, lr, cr2, cr1, {7} │ │ │ │ mcrge 6, 7, pc, cr0, cr15, {1} @ │ │ │ │ - blcs 127224 <__read_chk@plt+0xc1e50> │ │ │ │ + blcs 1271b4 <__read_chk@plt+0xc1de0> │ │ │ │ strmi fp, [r9], r4, asr #31 │ │ │ │ @ instruction: 0xf73f4649 │ │ │ │ ldr sl, [r9], -lr, lsr #30 │ │ │ │ ldrdeq pc, [r4], -r9 │ │ │ │ andcs lr, r2, #131072000 @ 0x7d00000 │ │ │ │ strbmi lr, [r1], -r2, ror #13 │ │ │ │ - blx b48d3c <__read_chk@plt+0xae3968> │ │ │ │ + @ instruction: 0xf9d0f0ea │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ mcrge 4, 6, pc, cr10, cr15, {1} @ │ │ │ │ @ instruction: 0x305ef990 │ │ │ │ @ instruction: 0xf6bf2b00 │ │ │ │ cdpcs 14, 0, cr10, cr2, cr5, {6} │ │ │ │ svcge 0x0004f67f │ │ │ │ stccs 12, cr3, [r6], {2} │ │ │ │ @@ -171385,210 +171357,210 @@ │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ @ instruction: 0xfffffdc3 │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ - bls 59f688 <__read_chk@plt+0x53a2b4> │ │ │ │ + bls 59f618 <__read_chk@plt+0x53a244> │ │ │ │ andsvs r4, sl, #2063597568 @ 0x7b000000 │ │ │ │ orrsvs r9, sl, r1, lsl sl │ │ │ │ @ instruction: 0xf899e75e │ │ │ │ @ instruction: 0xe762205e │ │ │ │ - svc 0x00e4f757 │ │ │ │ - eorseq r2, r1, r4, lsl #9 │ │ │ │ + ldmda ip, {r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldrshteq r2, [r1], -r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r2, r1, r8, ror r4 │ │ │ │ + eorseq r2, r1, r8, ror #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - @ instruction: 0x001597f2 │ │ │ │ - andseq r9, r5, r8, lsl r8 │ │ │ │ - @ instruction: 0x001597bc │ │ │ │ - andseq r9, r5, r2, ror #15 │ │ │ │ - eorseq r2, r7, r6, asr #11 │ │ │ │ - eorseq r2, r7, r4, lsl #11 │ │ │ │ - eorseq r2, r7, r6, ror #10 │ │ │ │ - eorseq r2, r7, r2, lsr r5 │ │ │ │ - eorseq r2, r7, r8, lsl r5 │ │ │ │ - eorseq r2, r7, sl, lsl #10 │ │ │ │ - eorseq r2, r7, r4, ror #9 │ │ │ │ - eorseq r2, r7, lr, asr #8 │ │ │ │ - ldrshteq r2, [r7], -sl │ │ │ │ - ldrsbteq r2, [r7], -r0 │ │ │ │ - mlaseq r7, lr, r3, r2 │ │ │ │ - eorseq r2, r7, r8, lsl #7 │ │ │ │ - eorseq r2, r7, ip, asr #6 │ │ │ │ - eorseq r2, r7, r2, lsl r3 │ │ │ │ - eorseq r2, r7, r6, lsl #6 │ │ │ │ - eorseq r2, r1, ip, lsl r1 │ │ │ │ - ldrsbteq r2, [r7], -r6 │ │ │ │ - eorseq r2, r7, r6, ror #4 │ │ │ │ - eorseq r2, r7, ip, lsr #4 │ │ │ │ + andseq r9, r5, r6, lsl #14 │ │ │ │ + andseq r9, r5, ip, lsr #14 │ │ │ │ + @ instruction: 0x001596d0 │ │ │ │ + @ instruction: 0x001596f6 │ │ │ │ + eorseq r2, r7, r6, lsr r6 │ │ │ │ ldrshteq r2, [r7], -r4 │ │ │ │ - eoreq pc, r9, sl, asr #1 │ │ │ │ - ldrsbteq r2, [r7], -lr │ │ │ │ - strhteq pc, [r9], -sl @ │ │ │ │ - eorseq r2, r7, lr, asr #3 │ │ │ │ - eorseq r2, r7, r4, asr #3 │ │ │ │ - mlaseq r7, r0, r1, r2 │ │ │ │ - @ instruction: 0x0014ded0 │ │ │ │ - @ instruction: 0x001726dc │ │ │ │ + ldrsbteq r2, [r7], -r6 │ │ │ │ + eorseq r2, r7, r2, lsr #11 │ │ │ │ + eorseq r2, r7, r8, lsl #11 │ │ │ │ + eorseq r2, r7, sl, ror r5 │ │ │ │ + eorseq r2, r7, r4, asr r5 │ │ │ │ + ldrhteq r2, [r7], -lr │ │ │ │ + eorseq r2, r7, sl, ror #8 │ │ │ │ + eorseq r2, r7, r0, asr #8 │ │ │ │ + eorseq r2, r7, lr, lsl #8 │ │ │ │ ldrshteq r2, [r7], -r8 │ │ │ │ - eorseq r2, r7, ip, ror r0 │ │ │ │ + ldrhteq r2, [r7], -ip │ │ │ │ + eorseq r2, r7, r2, lsl #7 │ │ │ │ + eorseq r2, r7, r6, ror r3 │ │ │ │ + eorseq r2, r1, ip, lsl #3 │ │ │ │ + eorseq r2, r7, r6, asr #6 │ │ │ │ + ldrsbteq r2, [r7], -r6 │ │ │ │ + mlaseq r7, ip, r2, r2 │ │ │ │ + eorseq r2, r7, r4, ror #4 │ │ │ │ + eoreq lr, r9, lr, asr #31 │ │ │ │ + eorseq r2, r7, lr, asr #4 │ │ │ │ + strhteq lr, [r9], -lr │ │ │ │ + eorseq r2, r7, lr, lsr r2 │ │ │ │ + eorseq r2, r7, r4, lsr r2 │ │ │ │ + eorseq r2, r7, r0, lsl #4 │ │ │ │ + andseq sp, r4, r4, ror #27 │ │ │ │ + @ instruction: 0x001725f0 │ │ │ │ + eorseq r2, r7, r8, ror #2 │ │ │ │ + eorseq r2, r7, ip, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec63c94 <__read_chk@plt+0xfebfe8c0> │ │ │ │ + bl fec63c24 <__read_chk@plt+0xfebfe850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ pop {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fd4008 │ │ │ │ svclt 0x0000bf71 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec63cb0 <__read_chk@plt+0xfebfe8dc> │ │ │ │ + bl fec63c40 <__read_chk@plt+0xfebfe86c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], #-896 @ 0xfffffc80 │ │ │ │ pushmi {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [ip], #-512 @ 0xfffffe00 │ │ │ │ vpushmi {d4-d25} │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9101 │ │ │ │ andls r0, r0, #0, 2 │ │ │ │ - bcs 127740 <__read_chk@plt+0xc236c> │ │ │ │ + bcs 1276d0 <__read_chk@plt+0xc22fc> │ │ │ │ ldmibvs fp, {r0, r3, r4, r5, r8, r9, fp, ip, lr, pc} │ │ │ │ eorsle r4, r6, r3, lsl #5 │ │ │ │ stmiapl lr!, {r1, r2, r5, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ ldmvs fp, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ stcle 2, cr4, [sl, #-616]! @ 0xfffffd98 │ │ │ │ tstcs r6, r1, lsr #24 │ │ │ │ rorvs r4, ip, r4 │ │ │ │ andmi pc, r1, r4, lsl #12 │ │ │ │ ldc2l 0, cr15, [sl], #-836 @ 0xfffffcbc │ │ │ │ - bvs 9677a8 <__read_chk@plt+0x9023d4> │ │ │ │ + bvs 967738 <__read_chk@plt+0x902364> │ │ │ │ andls r2, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xf7fe69a0 │ │ │ │ ldrtmi pc, [r9], -r1, asr #20 @ │ │ │ │ andcs r4, r0, r2, lsl #12 │ │ │ │ - mrc2 0, 4, pc, cr2, cr10, {6} │ │ │ │ + mrc2 0, 1, pc, cr10, cr10, {6} │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ - blx ffdc8ea2 <__read_chk@plt+0xffd63ace> │ │ │ │ + blx fe7c8e32 <__read_chk@plt+0xfe763a5e> │ │ │ │ @ instruction: 0xb1289800 │ │ │ │ @ instruction: 0xf0d12100 │ │ │ │ @ instruction: 0x4668fc5f │ │ │ │ ldc2 0, cr15, [r2], #-836 @ 0xfffffcbc │ │ │ │ stmiapl fp!, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7586818 │ │ │ │ - bmi 4c7690 <__read_chk@plt+0x4622bc> │ │ │ │ + bmi 4c7700 <__read_chk@plt+0x46232c> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r3, r1, lsl #2 │ │ │ │ @ instruction: 0xf757bdf0 │ │ │ │ - svclt 0x0000ef2a │ │ │ │ - eorseq r1, r1, r6, asr #27 │ │ │ │ + svclt 0x0000ef62 │ │ │ │ + eorseq r1, r1, r6, lsr lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r7, r8, pc, r1 @ │ │ │ │ - ldrhteq r1, [r1], -ip │ │ │ │ + eorseq r2, r7, r8 │ │ │ │ + eorseq r1, r1, ip, lsr #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r7, r0, ror #30 │ │ │ │ + ldrsbteq r1, [r7], -r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r1, r1, r2, lsr sp │ │ │ │ + eorseq r1, r1, r2, lsr #27 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec63d94 <__read_chk@plt+0xfebfe9c0> │ │ │ │ + bl fec63d24 <__read_chk@plt+0xfebfe950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-608 @ 0xfffffda0 │ │ │ │ ldmdbmi fp!, {r0, r2, r4, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [ip], #-512 @ 0xfffffe00 │ │ │ │ vldmdbmi fp!, {d4-} │ │ │ │ stmdapl r1!, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs r9, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf04f9113 │ │ │ │ andls r0, r5, #0, 2 │ │ │ │ - bcs 127924 <__read_chk@plt+0xc2550> │ │ │ │ + bcs 1278b4 <__read_chk@plt+0xc24e0> │ │ │ │ ldmibvs fp, {r0, r2, r4, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ subsle r4, r2, r3, lsl #5 │ │ │ │ stmiapl pc!, {r2, r4, r5, r8, r9, fp, lr}^ @ │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ ldmvs fp, {r1, r3, r4, fp, sp, lr}^ │ │ │ │ stclle 2, cr4, [r6, #-616] @ 0xfffffd98 │ │ │ │ tstcs r6, pc, lsr #24 │ │ │ │ rorvs r4, ip, r4 │ │ │ │ andmi pc, r1, r4, lsl #12 │ │ │ │ stc2 0, cr15, [r8], {209} @ 0xd1 │ │ │ │ - bvs 91e3fc <__read_chk@plt+0x8b9028> │ │ │ │ + bvs 91e38c <__read_chk@plt+0x8b8fb8> │ │ │ │ @ instruction: 0xf0d59305 │ │ │ │ pld [r8, -r7, asr #25] │ │ │ │ - strmi lr, [r6], -r2, ror #18 │ │ │ │ + @ instruction: 0x4606e99a │ │ │ │ @ instruction: 0xf0d569a0 │ │ │ │ - blmi b0bf08 <__read_chk@plt+0xaa6b34> │ │ │ │ + blmi b0be98 <__read_chk@plt+0xaa6ac4> │ │ │ │ strvs lr, [r1], -sp, asr #19 │ │ │ │ ldrbtmi sl, [fp], #-3590 @ 0xfffff1fa │ │ │ │ teqcs r2, #0, 6 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ ldrtmi r9, [r0], -r3 │ │ │ │ - ldmdb ip, {r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blvs 195e4e8 <__read_chk@plt+0x18f9114> │ │ │ │ + ldmib r4, {r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + blvs 195e478 <__read_chk@plt+0x18f90a4> │ │ │ │ @ instruction: 0xf0da2000 │ │ │ │ - blvs acc464 <__read_chk@plt+0xa67090> │ │ │ │ + blvs acc294 <__read_chk@plt+0xa66ec0> │ │ │ │ andcs r6, r0, #135168 @ 0x21000 │ │ │ │ @ instruction: 0xf7fe69a0 │ │ │ │ @ instruction: 0x4631f9b3 │ │ │ │ andcs r4, r0, r2, lsl #12 │ │ │ │ - mcr2 0, 0, pc, cr4, cr10, {6} @ │ │ │ │ + stc2 0, cr15, [ip, #872]! @ 0x368 │ │ │ │ @ instruction: 0xf503683b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ tstlt fp, r0, lsl #5 │ │ │ │ andcs r6, r0, r9, asr r8 │ │ │ │ - blx 1a48fbe <__read_chk@plt+0x19e3bea> │ │ │ │ + blx 448f4e <__read_chk@plt+0x3e3b7a> │ │ │ │ @ instruction: 0xb1289805 │ │ │ │ @ instruction: 0xf0d12100 │ │ │ │ stmdage r5, {r0, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blx fea48fa6 <__read_chk@plt+0xfe9e3bd2> │ │ │ │ + blx fea48f36 <__read_chk@plt+0xfe9e3b62> │ │ │ │ stmiapl fp!, {r4, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf7586818 │ │ │ │ - bmi 507574 <__read_chk@plt+0x4a21a0> │ │ │ │ + bmi 5075e4 <__read_chk@plt+0x4a2210> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r3, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andslt sp, r5, r1, lsl #2 │ │ │ │ @ instruction: 0xf757bdf0 │ │ │ │ - svclt 0x0000ee9c │ │ │ │ - eorseq r1, r1, r2, ror #25 │ │ │ │ + svclt 0x0000eed4 │ │ │ │ + eorseq r1, r1, r2, asr sp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r1, [r7], -r4 │ │ │ │ - ldrsbteq r1, [r1], -r8 │ │ │ │ + eorseq r1, r7, r4, lsr #30 │ │ │ │ + eorseq r1, r1, r8, asr #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r1, r7, ip, ror lr │ │ │ │ - andseq r1, r4, sl, asr #1 │ │ │ │ + eorseq r1, r7, ip, ror #29 │ │ │ │ + andseq r1, r4, r2, lsl r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r1, r1, r6, lsl ip │ │ │ │ + eorseq r1, r1, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec63eb4 <__read_chk@plt+0xfebfeae0> │ │ │ │ + bl fec63e44 <__read_chk@plt+0xfebfea70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ stmiavs r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcc fp, ip, r3, lsl r1 │ │ │ │ - @ instruction: 0xffb8f0dc │ │ │ │ + @ instruction: 0xff60f0dc │ │ │ │ ldrbtmi r4, [r8], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xb1236903 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ @ instruction: 0xf0dc3010 │ │ │ │ - stclt 15, cr11, [r8, #-700] @ 0xfffffd44 │ │ │ │ - eorseq r1, r7, r0, lsr #27 │ │ │ │ - mlaseq r7, r2, sp, r1 │ │ │ │ + stclt 15, cr11, [r8, #-348] @ 0xfffffea4 │ │ │ │ + eorseq r1, r7, r0, lsl lr │ │ │ │ + eorseq r1, r7, r2, lsl #28 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec63eec <__read_chk@plt+0xfebfeb18> │ │ │ │ + bl fec63e7c <__read_chk@plt+0xfebfeaa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [sp], #-928 @ 0xfffffc60 │ │ │ │ pushmi {r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [ip], #-512 @ 0xfffffe00 │ │ │ │ andls r4, r0, #44, 26 @ 0xb00 │ │ │ │ ldrbtmi r4, [sp], #-2860 @ 0xfffff4d4 │ │ │ │ strmi r5, [r4], -r1, ror #16 │ │ │ │ @@ -171596,59 +171568,59 @@ │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmdavs r3!, {r1, r2, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ smullne pc, r4, r3, r8 @ │ │ │ │ strbeq r7, [r9, r3, lsl #16] │ │ │ │ stmdbmi r6!, {r0, r1, r3, r8, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf8914479 │ │ │ │ addsmi r1, r9, #76, 14 @ 0x1300000 │ │ │ │ - blcs 940dec <__read_chk@plt+0x8dba18> │ │ │ │ + blcs 940d7c <__read_chk@plt+0x8db9a8> │ │ │ │ stmdavc r3, {r1, r2, r8, ip, lr, pc}^ │ │ │ │ ldrmi fp, [r3], -r3, ror #6 │ │ │ │ - blcs 944d40 <__read_chk@plt+0x8df96c> │ │ │ │ + blcs 944cd0 <__read_chk@plt+0x8df8fc> │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ tstcs r6, pc, lsl sl │ │ │ │ ldrbtmi r4, [sl], #-2079 @ 0xfffff7e1 │ │ │ │ @ instruction: 0xf6004478 │ │ │ │ @ instruction: 0xf8824001 │ │ │ │ @ instruction: 0xf0d1374c │ │ │ │ tstpcs r0, r5, asr fp @ p-variant is OBSOLETE │ │ │ │ strtmi r9, [r2], -r0 │ │ │ │ @ instruction: 0xf0da4608 │ │ │ │ - ldmdavs r3!, {r0, r1, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdavs r3!, {r0, r1, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf0db2000 │ │ │ │ - stmdals r0, {r0, r1, r4, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r0, {r0, r1, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstcs r0, r8, lsr #2 │ │ │ │ - blx 11490c2 <__read_chk@plt+0x10e3cee> │ │ │ │ + blx 1149052 <__read_chk@plt+0x10e3c7e> │ │ │ │ @ instruction: 0xf0d14668 │ │ │ │ - blmi 54b9d0 <__read_chk@plt+0x4e65fc> │ │ │ │ + blmi 54b960 <__read_chk@plt+0x4e658c> │ │ │ │ ldmdavs r8, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ - ldmib r0!, {r3, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 2df5c8 <__read_chk@plt+0x27a1f4> │ │ │ │ + stmib r8!, {r3, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blmi 2df558 <__read_chk@plt+0x27a184> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 166e00 <__read_chk@plt+0x101a2c> │ │ │ │ + blls 166d90 <__read_chk@plt+0x1019bc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, SP_irq │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ - mcr 7, 0, pc, cr10, cr7, {2} @ │ │ │ │ - eorseq r1, r1, sl, lsl #23 │ │ │ │ + mcr 7, 2, pc, cr2, cr7, {2} @ │ │ │ │ + ldrshteq r1, [r1], -sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r1, r2, lsl #23 │ │ │ │ + ldrshteq r1, [r1], -r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r2, r7, r4, lsr lr │ │ │ │ - eorseq r2, r7, r2, lsl lr │ │ │ │ - eorseq r1, r7, r8, lsl sp │ │ │ │ + eorseq r2, r7, r4, lsr #29 │ │ │ │ + eorseq r2, r7, r2, lsl #29 │ │ │ │ + eorseq r1, r7, r8, lsl #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrshteq r1, [r1], -r4 │ │ │ │ + eorseq r1, r1, r4, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec63fd4 <__read_chk@plt+0xfebfec00> │ │ │ │ + bl fec63f64 <__read_chk@plt+0xfebfeb90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 5d0dbc <__read_chk@plt+0x56b9e8> │ │ │ │ + blmi 5d0d4c <__read_chk@plt+0x56b978> │ │ │ │ ldrbtmi r4, [fp], #-2579 @ 0xfffff5ed │ │ │ │ stmdavs r3!, {r2, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x2118f893 │ │ │ │ ldrle r0, [r6, #-1810] @ 0xfffff8ee │ │ │ │ smlalscc pc, r4, r3, r8 @ │ │ │ │ ldrle r0, [r2], #-1627 @ 0xfffff9a5 │ │ │ │ @@ -171657,109 +171629,109 @@ │ │ │ │ @ instruction: 0xff70f7ff │ │ │ │ tstcs r0, r3, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0db1ac0 │ │ │ │ - vldrlt s22, [r0, #-500] @ 0xfffffe0c │ │ │ │ + vldrlt s22, [r0, #-148] @ 0xffffff6c │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ svclt 0x0000e7ec │ │ │ │ - eorseq r1, r1, r6, lsr #21 │ │ │ │ + eorseq r1, r1, r6, lsl fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r7, r6, asr #27 │ │ │ │ - @ instruction: 0x001582d6 │ │ │ │ + @ instruction: 0x00171cda │ │ │ │ + andseq r8, r5, sl, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec64040 <__read_chk@plt+0xfebfec6c> │ │ │ │ + bl fec63fd0 <__read_chk@plt+0xfebfebfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 550e28 <__read_chk@plt+0x4eba54> │ │ │ │ + blmi 550db8 <__read_chk@plt+0x4eb9e4> │ │ │ │ ldrbtmi r4, [fp], #-2577 @ 0xfffff5ef │ │ │ │ stmdavs r3!, {r2, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x3118f893 │ │ │ │ ldrle r0, [r2, #-1819] @ 0xfffff8e5 │ │ │ │ andsle r2, r1, r1, lsl #16 │ │ │ │ ldrbtmi r4, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ @ instruction: 0xff3ef7ff │ │ │ │ tstcs r0, r3, lsr #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ ldmvs fp, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0db1ac0 │ │ │ │ - vldrlt s22, [r0, #-300] @ 0xfffffed4 │ │ │ │ + @ instruction: 0xbd10b9f3 │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ svclt 0x0000e7ec │ │ │ │ - eorseq r1, r1, sl, lsr sl │ │ │ │ + eorseq r1, r1, sl, lsr #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r1, r7, r2, ror #26 │ │ │ │ - andseq r0, r6, sl, ror pc │ │ │ │ + andseq r1, r7, r6, ror ip │ │ │ │ + andseq r0, r6, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec640a4 <__read_chk@plt+0xfebfecd0> │ │ │ │ + bl fec64034 <__read_chk@plt+0xfebfec60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ @ instruction: 0xf8d04478 │ │ │ │ tstlt fp, r0, asr #14 │ │ │ │ rscvs pc, r8, r0, lsl #10 │ │ │ │ - mrc2 0, 5, pc, cr14, cr12, {6} │ │ │ │ + mcr2 0, 3, pc, cr6, cr12, {6} @ │ │ │ │ ldrbtmi r4, [r8], #-2061 @ 0xfffff7f3 │ │ │ │ @ instruction: 0x3744f8d0 │ │ │ │ vand d11, d0, d11 │ │ │ │ @ instruction: 0xf0dc7044 │ │ │ │ - stmdami sl, {r0, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ stmiavs r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcc fp, ip, r3, lsl r1 │ │ │ │ - mcr2 0, 5, pc, cr14, cr12, {6} @ │ │ │ │ + mrc2 0, 2, pc, cr6, cr12, {6} │ │ │ │ ldrbtmi r4, [r8], #-2055 @ 0xfffff7f9 │ │ │ │ @ instruction: 0xb1236903 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ @ instruction: 0xf0dc3010 │ │ │ │ - stclt 14, cr11, [r8, #-660] @ 0xfffffd6c │ │ │ │ - eorseq r2, r7, r8, lsr #25 │ │ │ │ - mlaseq r7, r6, ip, r2 │ │ │ │ - eorseq r1, r7, ip, lsl #23 │ │ │ │ - eorseq r1, r7, lr, ror fp │ │ │ │ + stclt 14, cr11, [r8, #-308] @ 0xfffffecc │ │ │ │ + eorseq r2, r7, r8, lsl sp │ │ │ │ + eorseq r2, r7, r6, lsl #26 │ │ │ │ + ldrshteq r1, [r7], -ip │ │ │ │ + eorseq r1, r7, lr, ror #23 │ │ │ │ svcvc 0x0030f5b0 │ │ │ │ vpmax.s8 d29, d0, d6 │ │ │ │ addsmi r2, r8, #-201326590 @ 0xf4000002 │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ rsbvc pc, r1, r0, lsr #11 │ │ │ │ svclt 0x008c2802 │ │ │ │ andcs r2, r1, r0 │ │ │ │ svclt 0x00004770 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec6412c <__read_chk@plt+0xfebfed58> │ │ │ │ + bl fec640bc <__read_chk@plt+0xfebfece8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldmdami pc!, {r3, r4, r6, r7, r8, sl, fp} @ │ │ │ │ stcvc 5, cr15, [r5, #-692] @ 0xfffffd4c │ │ │ │ ldrbtmi r4, [r8], #-2366 @ 0xfffff6c2 │ │ │ │ - bmi 10dfc38 <__read_chk@plt+0x107a864> │ │ │ │ + bmi 10dfbc8 <__read_chk@plt+0x107a7f4> │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ orrls r6, r3, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ rsble r2, r0, r0, lsl #22 │ │ │ │ andcs r4, r5, #56, 18 @ 0xe0000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stc 7, cr15, [r2, #348]! @ 0x15c │ │ │ │ + ldcl 7, cr15, [sl, #348] @ 0x15c │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 11a664 <__read_chk@plt+0xb5290> │ │ │ │ + blcs 11a5f4 <__read_chk@plt+0xb5220> │ │ │ │ cdpvs 0, 9, cr13, cr11, cr14, {2} │ │ │ │ suble r2, r8, r0, lsl #22 │ │ │ │ strcs r6, [r0], #-2074 @ 0xfffff7e6 │ │ │ │ @ instruction: 0xf44fae05 │ │ │ │ svcge 0x000673fa │ │ │ │ andeq lr, r0, #3358720 @ 0x334000 │ │ │ │ andcs r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf7574638 │ │ │ │ - stmdavs r9!, {r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r9!, {r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r2, r0, #100, 6 @ 0x90000001 │ │ │ │ cmpppl r0, r1, lsl #10 @ p-variant is OBSOLETE │ │ │ │ msreq CPSR_sxc, r1 @ │ │ │ │ ldrne pc, [ip, #2257]! @ 0x8d1 │ │ │ │ svceq 0x0004f010 │ │ │ │ addcs fp, r2, ip, lsl #30 │ │ │ │ addvc pc, r1, pc, asr #8 │ │ │ │ @@ -171768,74 +171740,74 @@ │ │ │ │ @ instruction: 0xf8d15140 │ │ │ │ @ instruction: 0xf8d1c280 │ │ │ │ @ instruction: 0xf8dc05bc │ │ │ │ andcc r1, r1, ip │ │ │ │ strmi lr, [r2], -sp, asr #19 │ │ │ │ strls r4, [r1], #-585 @ 0xfffffdb7 │ │ │ │ @ instruction: 0xf0d89700 │ │ │ │ - stmdacs r1, {r0, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r1, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdblt r8, {r0, r1, r3, r4, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xb11b35bc │ │ │ │ @ instruction: 0xf042781a │ │ │ │ andsvc r0, sl, r0, lsl r2 │ │ │ │ - blmi 4df844 <__read_chk@plt+0x47a470> │ │ │ │ + blmi 4df7d4 <__read_chk@plt+0x47a400> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe1e7068 <__read_chk@plt+0xfe181c94> │ │ │ │ + blls fe1e6ff8 <__read_chk@plt+0xfe181c24> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 56) │ │ │ │ stcvc 5, cr15, [r5, #-52] @ 0xffffffcc │ │ │ │ - bmi 4bc7d0 <__read_chk@plt+0x4573fc> │ │ │ │ + bmi 4bc760 <__read_chk@plt+0x45738c> │ │ │ │ @ instruction: 0xe7b4447a │ │ │ │ ldrbtmi r4, [sl], #-2573 @ 0xfffff5f3 │ │ │ │ @ instruction: 0xf757e7b1 │ │ │ │ - blmi 448360 <__read_chk@plt+0x3e2f8c> │ │ │ │ + blmi 4483d0 <__read_chk@plt+0x3e2ffc> │ │ │ │ stmdbmi ip, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl ff14ad8c <__read_chk@plt+0xff0e59b8> │ │ │ │ - eorseq r1, r1, sl, asr #18 │ │ │ │ + bl fff4ad1c <__read_chk@plt+0xffee5948> │ │ │ │ + ldrhteq r1, [r1], -sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r1, r4, asr #18 │ │ │ │ + ldrhteq r1, [r1], -r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r8, r5, lr, asr #26 │ │ │ │ - eorseq r1, r1, ip, lsl #17 │ │ │ │ - @ instruction: 0x001496f4 │ │ │ │ - andseq r9, r4, lr, ror #13 │ │ │ │ - eoreq pc, r9, r2, lsl #1 │ │ │ │ - andseq r8, r5, r4, ror #24 │ │ │ │ - andseq r8, r5, sl, ror #24 │ │ │ │ + andseq r8, r5, r2, ror #24 │ │ │ │ + ldrshteq r1, [r1], -ip │ │ │ │ + andseq r9, r4, r8, lsl #12 │ │ │ │ + andseq r9, r4, r2, lsl #12 │ │ │ │ + eoreq lr, r9, r6, lsl #31 │ │ │ │ + andseq r8, r5, r8, ror fp │ │ │ │ + andseq r8, r5, lr, ror fp │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec64264 <__read_chk@plt+0xfebfee90> │ │ │ │ + bl fec641f4 <__read_chk@plt+0xfebfee20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdahi r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ - blcs 15e888 <__read_chk@plt+0xf94b4> │ │ │ │ + blcs 15e818 <__read_chk@plt+0xf9444> │ │ │ │ strcs fp, [r0], #-3864 @ 0xfffff0e8 │ │ │ │ ldclvs 0, cr13, [r0], #28 │ │ │ │ @ instruction: 0xf03ab118 │ │ │ │ stmdacs r2, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620d014 │ │ │ │ - blvs ff27c648 <__read_chk@plt+0xff217274> │ │ │ │ + blvs ff27c5d8 <__read_chk@plt+0xff217204> │ │ │ │ @ instruction: 0x4628b315 │ │ │ │ @ instruction: 0xffe6f7ff │ │ │ │ strmi r6, [r4], -sp, lsr #26 │ │ │ │ svclt 0x00181e2b │ │ │ │ stmdacs r0, {r0, r8, r9, sp} │ │ │ │ movwcs fp, #3864 @ 0xf18 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ stclle 8, cr2, [r6] │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ @ instruction: 0xf03a6cf0 │ │ │ │ @ instruction: 0x4605f8b1 │ │ │ │ rscle r2, r4, r0, lsl #16 │ │ │ │ @ instruction: 0xf7576900 │ │ │ │ - ldmdacs r6, {r1, r2, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdacs r6, {r1, r2, r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ stmdbvs r8!, {r2, ip, lr, pc} │ │ │ │ - mcr 7, 1, pc, cr0, cr7, {2} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr8, cr7, {2} │ │ │ │ bicsle r2, sl, r7, lsl r8 │ │ │ │ ldrb r3, [r8, r1, lsl #8] │ │ │ │ ldrb r4, [r0, ip, lsr #12] │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ @@ -171847,135 +171819,135 @@ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ ldmdavs fp, {r7, r9, ip, sp}^ │ │ │ │ @ instruction: 0xf903fb00 │ │ │ │ strbvc lr, [r9, #2639]! @ 0xa4f │ │ │ │ andne pc, r9, #133120 @ 0x20800 │ │ │ │ strbne lr, [r2, -r5, asr #23]! │ │ │ │ - blcs 154084 <__read_chk@plt+0xeecb0> │ │ │ │ + blcs 154014 <__read_chk@plt+0xeec40> │ │ │ │ ldrbvc lr, [r3], #2819 @ 0xb03 │ │ │ │ strbteq lr, [r4], #-2639 @ 0xfffff5b1 │ │ │ │ strcs sp, [r0, #-3333] @ 0xfffff2fb │ │ │ │ strcc r2, [r1, #-32] @ 0xffffffe0 │ │ │ │ adcmi r4, ip, #176, 14 @ 0x2c00000 │ │ │ │ strtmi sp, [r7], #-3322 @ 0xfffff306 │ │ │ │ svceq 0x0063f1b9 │ │ │ │ strbmi sp, [r0], -r4, lsl #26 │ │ │ │ ldrmi r3, [r0, r1, lsl #8]! │ │ │ │ - blle fff9dc30 <__read_chk@plt+0xfff3885c> │ │ │ │ + blle fff9dbc0 <__read_chk@plt+0xfff387ec> │ │ │ │ ldrtmi r4, [r1], -r5, lsl #16 │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf04a4478 │ │ │ │ svclt 0x0000bc35 │ │ │ │ - mlaseq r1, r2, r7, r1 │ │ │ │ + eorseq r1, r1, r2, lsl #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq ip, r9, r8, lsl #25 │ │ │ │ + eoreq ip, r9, ip, lsl #23 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 14, cr15, cr0, cr12, {6} │ │ │ │ sbclt r4, r2, ip, lsl sl │ │ │ │ @ instruction: 0x46054b1c │ │ │ │ @ instruction: 0x460e447a │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9341 │ │ │ │ @ instruction: 0xf7570300 │ │ │ │ - mcrne 8, 2, lr, cr4, cr14, {4} │ │ │ │ + mcrne 8, 2, lr, cr4, cr6, {6} │ │ │ │ @ instruction: 0xf8dfd41b │ │ │ │ svcge 0x0001805c │ │ │ │ @ instruction: 0x462144f8 │ │ │ │ @ instruction: 0xf7574628 │ │ │ │ - orrlt lr, r0, ip, ror ip │ │ │ │ - ldmib r4!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + @ instruction: 0xb180ecb4 │ │ │ │ + b c4ae8c <__read_chk@plt+0xbe5ab8> │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r4, [sl], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7574628 │ │ │ │ - ldrtmi lr, [r1], -r6, lsr #25 │ │ │ │ + @ instruction: 0x4631ecde │ │ │ │ @ instruction: 0xf04a4638 │ │ │ │ ldrtmi pc, [r1], -r1, lsl #24 @ │ │ │ │ @ instruction: 0xf04a4640 │ │ │ │ @ instruction: 0x3c01fbfd │ │ │ │ - bmi 3c1d60 <__read_chk@plt+0x35c98c> │ │ │ │ + bmi 3c1cf0 <__read_chk@plt+0x35c91c> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, asr #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sublt sp, r2, r2, lsl #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ - bl ffccaf3c <__read_chk@plt+0xffc65b68> │ │ │ │ - eorseq r1, r1, r0, lsl r7 │ │ │ │ + stc 7, cr15, [r6], #-348 @ 0xfffffea4 │ │ │ │ + eorseq r1, r1, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq ip, r9, r0, asr #24 │ │ │ │ - ldrhteq r1, [r1], -lr │ │ │ │ + eoreq ip, r9, r4, asr #22 │ │ │ │ + eorseq r1, r1, lr, lsr #14 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec643f8 <__read_chk@plt+0xfebff024> │ │ │ │ + bl fec64388 <__read_chk@plt+0xfebfefb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r5], #-800 @ 0xfffffce0 │ │ │ │ - blmi a79428 <__read_chk@plt+0xa14054> │ │ │ │ + blmi a793b8 <__read_chk@plt+0xa13fe4> │ │ │ │ ldrbtmi r4, [ip], #-1551 @ 0xfffff9f1 │ │ │ │ strmi r2, [r5], -sl, lsl #30 │ │ │ │ andeq pc, r6, #79 @ 0x4f │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r1, pc, asr #32 │ │ │ │ svclt 0x00b858e3 │ │ │ │ cdpmi 7, 1, cr2, cr15, cr10, {0} │ │ │ │ movwls r6, #30747 @ 0x781b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stc2l 0, cr15, [ip], {181} @ 0xb5 │ │ │ │ ldrtmi r2, [r9], -r0, lsl #6 │ │ │ │ @ instruction: 0x4604461a │ │ │ │ ldrtmi r9, [r8], -r0, lsl #6 │ │ │ │ - blx 6493b2 <__read_chk@plt+0x5e3fde> │ │ │ │ + blx 649342 <__read_chk@plt+0x5e3f6e> │ │ │ │ @ instruction: 0xf04a4607 │ │ │ │ - blmi 70c4c0 <__read_chk@plt+0x6a70ec> │ │ │ │ + blmi 70c450 <__read_chk@plt+0x6a707c> │ │ │ │ @ instruction: 0x4639447e │ │ │ │ movwls r5, #14579 @ 0x38f3 │ │ │ │ @ instruction: 0xf04a4618 │ │ │ │ @ instruction: 0x4621fcd3 │ │ │ │ @ instruction: 0xf04aa806 │ │ │ │ @ instruction: 0x4629fb53 │ │ │ │ @ instruction: 0xf04aa805 │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04a0105 │ │ │ │ @ instruction: 0x4628fd71 │ │ │ │ - blx 2c939a <__read_chk@plt+0x263fc6> │ │ │ │ + blx 2c932a <__read_chk@plt+0x263f56> │ │ │ │ @ instruction: 0xf04a4620 │ │ │ │ - bmi 40bff4 <__read_chk@plt+0x3a6c20> │ │ │ │ + bmi 40bf84 <__read_chk@plt+0x3a6bb0> │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ strtmi sp, [r0], -r2, lsl #2 │ │ │ │ ldcllt 0, cr11, [r0, #36]! @ 0x24 │ │ │ │ - bl fe64aff0 <__read_chk@plt+0xfe5e5c1c> │ │ │ │ - eorseq r1, r1, lr, ror r6 │ │ │ │ + bl ff44af80 <__read_chk@plt+0xff3e5bac> │ │ │ │ + eorseq r1, r1, lr, ror #13 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r1, r0, asr #12 │ │ │ │ + ldrhteq r1, [r1], -r0 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ - eorseq r1, r1, sl, lsl #12 │ │ │ │ + eorseq r1, r1, sl, ror r6 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ @ instruction: 0xf5ad4e5c │ │ │ │ mrrcmi 13, 0, r7, ip, cr7 │ │ │ │ ldrbtmi r4, [lr], #-1543 @ 0xfffff9f9 │ │ │ │ vldrmi d20, [ip, #-364] @ 0xfffffe94 │ │ │ │ - beq 449700 <__read_chk@plt+0x3e432c> │ │ │ │ + beq 449690 <__read_chk@plt+0x3e42bc> │ │ │ │ @ instruction: 0xf10d447b │ │ │ │ ldmdbpl r4!, {r4, r8, fp} │ │ │ │ @ instruction: 0xf50d460e │ │ │ │ stmdavs r4!, {r1, r3, r7, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf04f9485 │ │ │ │ ldrmi r0, [r4], -r0, lsl #8 │ │ │ │ ldmdbpl r9, {r9, sp}^ │ │ │ │ ldrmi r6, [r1], -fp, lsl #16 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ addcc pc, r0, #13828096 @ 0xd30000 │ │ │ │ - bl 1e7464 <__read_chk@plt+0x182090> │ │ │ │ + bl 1e73f4 <__read_chk@plt+0x182020> │ │ │ │ ldrsbne r7, [fp], #-51 @ 0xffffffcd │ │ │ │ cdpne 3, 5, cr9, cr13, cr1, {0} │ │ │ │ @ instruction: 0xf846f0b6 │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0b64611 │ │ │ │ strtmi pc, [r9], -r1, asr #16 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ @@ -172012,53 +171984,53 @@ │ │ │ │ svceq 0x0001f81b │ │ │ │ ldmle r2!, {r0, r2, r3, fp, sp}^ │ │ │ │ vpmax.s8 , q0, q3 │ │ │ │ strbtle r0, [lr], #2002 @ 0x7d2 │ │ │ │ mulcc r0, r8, r8 │ │ │ │ stmdami r6!, {r0, r1, r3, r5, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r8], #-1569 @ 0xfffff9df │ │ │ │ - blx 2c94d6 <__read_chk@plt+0x264102> │ │ │ │ + blx 2c9466 <__read_chk@plt+0x264092> │ │ │ │ adcsmi lr, sp, #54001664 @ 0x3380000 │ │ │ │ eorcs sp, r0, r4, lsl #26 │ │ │ │ strmi r3, [r0, r1, lsl #14]! │ │ │ │ ldrhle r4, [sl, #45]! @ 0x2d │ │ │ │ @ instruction: 0xf50d2020 │ │ │ │ strmi r7, [r0, r9, lsl #15]! │ │ │ │ vqdmulh.s d9, d13, d1 │ │ │ │ - ldrmi r1, [pc], #-2835 @ 10d3cc <__read_chk@plt+0xa7ff8> │ │ │ │ + ldrmi r1, [pc], #-2835 @ 10d35c <__read_chk@plt+0xa7f88> │ │ │ │ strmi lr, [r0, r2]! │ │ │ │ strhtle r4, [r6], #91 @ 0x5b │ │ │ │ svceq 0x0001f81b │ │ │ │ ldmle r8!, {r0, r2, r3, fp, sp}^ │ │ │ │ vpmax.s8 , q0, q3 │ │ │ │ ldrbtle r0, [r4], #2003 @ 0x7d3 │ │ │ │ @ instruction: 0xf898e7dd │ │ │ │ - blcs 1193ec <__read_chk@plt+0xb4018> │ │ │ │ + blcs 11937c <__read_chk@plt+0xb3fa8> │ │ │ │ ubfx sp, r9, #1, #6 │ │ │ │ @ instruction: 0xf0b54650 │ │ │ │ strbmi pc, [r8], -r9, ror #21 @ │ │ │ │ - blx ffac96d0 <__read_chk@plt+0xffa642fc> │ │ │ │ - blmi 41fc40 <__read_chk@plt+0x3ba86c> │ │ │ │ + blx ffac9660 <__read_chk@plt+0xffa6428c> │ │ │ │ + blmi 41fbd0 <__read_chk@plt+0x3ba7fc> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe267470 <__read_chk@plt+0xfe20209c> │ │ │ │ + blls fe267400 <__read_chk@plt+0xfe20202c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ stcvc 5, cr15, [r7, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ mulcc r0, r8, r8 │ │ │ │ sbcle r2, r0, r0, lsl #22 │ │ │ │ strmi r2, [r0, r0, lsr #32]! │ │ │ │ @ instruction: 0xf757e7bd │ │ │ │ - svclt 0x0000eaca │ │ │ │ - eorseq r1, r1, r2, asr #11 │ │ │ │ + svclt 0x0000eb02 │ │ │ │ + eorseq r1, r1, r2, lsr r6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq r1, [r1], -r8 │ │ │ │ + eorseq r1, r1, r8, lsr #12 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq ip, r9, sl, lsr #20 │ │ │ │ - eorseq r1, r1, r4, lsl #9 │ │ │ │ + eoreq ip, r9, lr, lsr #18 │ │ │ │ + ldrshteq r1, [r1], -r4 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ stceq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ ldcpl 5, cr15, [r2, #692] @ 0x2b4 │ │ │ │ @@ -172095,66 +172067,66 @@ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ movwls sl, #47892 @ 0xbb14 │ │ │ │ @ instruction: 0xf5a7ab10 │ │ │ │ ldrmi r7, [r8], -r4, lsl #8 │ │ │ │ @ instruction: 0xf8df9308 │ │ │ │ @ instruction: 0xf04a74f0 │ │ │ │ @ instruction: 0xf8dffa07 │ │ │ │ - ldrbtmi r0, [pc], #-1260 @ 10d4f8 <__read_chk@plt+0xa8124> │ │ │ │ + ldrbtmi r0, [pc], #-1260 @ 10d488 <__read_chk@plt+0xa80b4> │ │ │ │ ldrbtmi r6, [r8], #-2081 @ 0xfffff7df │ │ │ │ @ instruction: 0xf900f0d0 │ │ │ │ ldrtmi r6, [r8], -r1, lsr #16 │ │ │ │ - blx 1749630 <__read_chk@plt+0x16e425c> │ │ │ │ + blx 17495c0 <__read_chk@plt+0x16e41ec> │ │ │ │ @ instruction: 0xf7574630 │ │ │ │ - stmdavs r1!, {r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stmdavs r1!, {r5, r9, fp, sp, lr, pc} │ │ │ │ mcr2 7, 1, pc, cr4, cr15, {7} @ │ │ │ │ ldrtmi r6, [r8], -r1, lsr #16 │ │ │ │ - blx 14c9644 <__read_chk@plt+0x1464270> │ │ │ │ + blx 14c95d4 <__read_chk@plt+0x1464200> │ │ │ │ strbeq pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r8], #-2081 @ 0xfffff7df │ │ │ │ @ instruction: 0xf8ecf0d0 │ │ │ │ ldrtmi r6, [r8], -r1, lsr #16 │ │ │ │ - blx 1249658 <__read_chk@plt+0x11e4284> │ │ │ │ + blx 12495e8 <__read_chk@plt+0x11e4214> │ │ │ │ @ instruction: 0xf7574630 │ │ │ │ - stmdavs r3, {r1, r3, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ - blcs 21ed58 <__read_chk@plt+0x1b9984> │ │ │ │ + stmdavs r3, {r1, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + blcs 21ece8 <__read_chk@plt+0x1b9914> │ │ │ │ andshi pc, pc, #64, 6 │ │ │ │ @ instruction: 0xf5b36843 │ │ │ │ @ instruction: 0xf0007f81 │ │ │ │ @ instruction: 0xf8df8237 │ │ │ │ ldrbtmi r3, [fp], #-1180 @ 0xfffffb64 │ │ │ │ vst1.8 {d25-d26}, [pc], fp │ │ │ │ @ instruction: 0xf1a27180 │ │ │ │ @ instruction: 0xf8df0904 │ │ │ │ @ instruction: 0x46482490 │ │ │ │ - @ instruction: 0xf756447a │ │ │ │ - @ instruction: 0xf8d7efd2 │ │ │ │ + @ instruction: 0xf757447a │ │ │ │ + @ instruction: 0xf8d7e80a │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ stcle 15, cr0, [r8, #-0] │ │ │ │ ldrbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0xf8df2400 │ │ │ │ @ instruction: 0xf8dfb47c │ │ │ │ ldrbtmi sl, [fp], #-1148 @ 0xfffffb84 │ │ │ │ ldrbtmi r9, [fp], #1545 @ 0x609 │ │ │ │ ldrbtmi r4, [sl], #1606 @ 0x646 │ │ │ │ ldrmi r4, [sp], -r8, lsr #13 │ │ │ │ @ instruction: 0xf7574648 │ │ │ │ - ldmvs sl!, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ + ldmvs sl!, {r1, r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ strbmi r4, [r8], #-1537 @ 0xfffff9ff │ │ │ │ orrvc pc, r0, r1, asr #11 │ │ │ │ strcc r5, [r1], #-3346 @ 0xfffff2ee │ │ │ │ andls r4, r1, #180, 4 @ 0x4000000b │ │ │ │ uadd16mi fp, fp, r4 │ │ │ │ andcs r4, r1, #87031808 @ 0x5300000 │ │ │ │ strls r9, [r0, #-770] @ 0xfffffcfe │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - stc 7, cr15, [lr], {87} @ 0x57 │ │ │ │ + stcl 7, cr15, [r6], {87} @ 0x57 │ │ │ │ adcsmi r6, r4, #4063232 @ 0x3e0000 │ │ │ │ vmlsls.f64 d13, d25, d22 │ │ │ │ - blls 2deed8 <__read_chk@plt+0x279b04> │ │ │ │ + blls 2dee68 <__read_chk@plt+0x279a94> │ │ │ │ @ instruction: 0xf8df4648 │ │ │ │ @ instruction: 0xf5a34434 │ │ │ │ ldrbtmi r7, [ip], #-2052 @ 0xfffff7fc │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf9f0f04a │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf04a4620 │ │ │ │ @@ -172164,116 +172136,116 @@ │ │ │ │ ldreq pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf0d04478 │ │ │ │ @ instruction: 0xf8d8f883 │ │ │ │ strtmi r1, [r0], -r0 │ │ │ │ @ instruction: 0xf04aac93 │ │ │ │ pld [r7, -r9 @ ] │ │ │ │ - @ instruction: 0xf757e85a │ │ │ │ - @ instruction: 0x4607ecf6 │ │ │ │ + @ instruction: 0xf757e892 │ │ │ │ + strmi lr, [r7], -lr, lsr #26 │ │ │ │ @ instruction: 0xf8d848fc │ │ │ │ ldrbtmi r1, [r8], #-0 │ │ │ │ @ instruction: 0xf9cef04a │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ - ldcl 7, cr15, [ip], {86} @ 0x56 │ │ │ │ + ldc 7, cr15, [r4, #-344] @ 0xfffffea8 │ │ │ │ @ instruction: 0xf7574630 │ │ │ │ - strmi lr, [r1], -lr, lsl #26 │ │ │ │ + strmi lr, [r1], -r6, asr #26 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - movwcs lr, #3420 @ 0xd5c │ │ │ │ + movwcs lr, #3476 @ 0xd94 │ │ │ │ tstcs fp, sl, lsl r6 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - blls 308984 <__read_chk@plt+0x2a35b0> │ │ │ │ - bvc 20acd4 <__read_chk@plt+0x1a5900> │ │ │ │ + blls 3089f4 <__read_chk@plt+0x2a3620> │ │ │ │ + bvc 20ac64 <__read_chk@plt+0x1a5890> │ │ │ │ strtmi lr, [r0], -r2 │ │ │ │ @ instruction: 0xf9c6f04a │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ - b 64b3b8 <__read_chk@plt+0x5e5fe4> │ │ │ │ + b 144b348 <__read_chk@plt+0x13e5f74> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ stmiami r7!, {r0, r1, r2, r3, r5, r6, r7, sl, fp, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-1553 @ 0xfffff9ef │ │ │ │ @ instruction: 0xf9a2f04a │ │ │ │ @ instruction: 0xf8d848e5 │ │ │ │ ldrbtmi r1, [r8], #-0 │ │ │ │ @ instruction: 0xf99cf04a │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ - stc 7, cr15, [sl], #344 @ 0x158 │ │ │ │ + stcl 7, cr15, [r2], #344 @ 0x158 │ │ │ │ @ instruction: 0xf7574630 │ │ │ │ - @ instruction: 0x4601ec96 │ │ │ │ + strmi lr, [r1], -lr, asr #25 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - movwcs lr, #3370 @ 0xd2a │ │ │ │ + movwcs lr, #3426 @ 0xd62 │ │ │ │ tstcs fp, sl, lsl r6 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - blls 308920 <__read_chk@plt+0x2a354c> │ │ │ │ - bvc 20ad38 <__read_chk@plt+0x1a5964> │ │ │ │ + blls 308990 <__read_chk@plt+0x2a35bc> │ │ │ │ + bvc 20acc8 <__read_chk@plt+0x1a58f4> │ │ │ │ stmdavc r4, {r0, r1, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ strtmi lr, [r0], -r2 │ │ │ │ @ instruction: 0xf992f04a │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ - stmib r0!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 74b3b0 <__read_chk@plt+0x6e5fdc> │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf8dfdcef │ │ │ │ @ instruction: 0x4611a33c │ │ │ │ @ instruction: 0x465044fa │ │ │ │ @ instruction: 0xf96cf04a │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf04a4650 │ │ │ │ ldrtmi pc, [r8], -r7, ror #18 @ │ │ │ │ - stmia lr, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r6, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf5a39b07 │ │ │ │ ldmdavs r8!, {r1, r2, r8, r9, sl, ip, sp, lr} │ │ │ │ @ instruction: 0xf91cf04a │ │ │ │ ldrdcc lr, [r7], -sp │ │ │ │ - blvc 28ad90 <__read_chk@plt+0x2259bc> │ │ │ │ + blvc 28ad20 <__read_chk@plt+0x22594c> │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf8faf04a │ │ │ │ @ instruction: 0xf8d848c1 │ │ │ │ ldrbtmi r1, [r8], #-0 │ │ │ │ @ instruction: 0xfff4f0cf │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf04a4650 │ │ │ │ ldrtmi pc, [r0], -fp, asr #18 @ │ │ │ │ - stm r2, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldm sl!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ ldc2 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ @ instruction: 0xf04a4650 │ │ │ │ @ instruction: 0xf8dbf93f │ │ │ │ @ instruction: 0xf04a0000 │ │ │ │ @ instruction: 0x462af8f9 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf7ff6838 │ │ │ │ ldmmi r2!, {r0, r2, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcmi 0x00b24629 │ │ │ │ @ instruction: 0xf0cf4478 │ │ │ │ @ instruction: 0x4629ffd3 │ │ │ │ - ldrbtmi r4, [pc], #-1616 @ 10d760 <__read_chk@plt+0xa838c> │ │ │ │ + ldrbtmi r4, [pc], #-1616 @ 10d6f0 <__read_chk@plt+0xa831c> │ │ │ │ @ instruction: 0xf92af04a │ │ │ │ - stmia r0!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r8, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strmi r4, [r1], -sl, asr #12 │ │ │ │ ldrtmi r9, [r0], -r0, lsl #14 │ │ │ │ - blx ff7c9a98 <__read_chk@plt+0xff7646c4> │ │ │ │ + blx ff7c9a28 <__read_chk@plt+0xff764654> │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ @ instruction: 0xf91cf04a │ │ │ │ ldrbmi r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf918f04a │ │ │ │ strtmi r4, [r9], -r5, lsr #17 │ │ │ │ @ instruction: 0xf0cf4478 │ │ │ │ @ instruction: 0x4629ffb7 │ │ │ │ @ instruction: 0xf04a4650 │ │ │ │ pld [r7, -pc, lsl #18] │ │ │ │ - vst1.8 {d30-d31}, [pc :256], r6 │ │ │ │ + vst1.16 {d30-d31}, [pc :128], lr │ │ │ │ strbmi r7, [sl], -r0, lsl #7 │ │ │ │ strls r4, [r0, -r1, lsl #12] │ │ │ │ @ instruction: 0xf0c84630 │ │ │ │ @ instruction: 0x4629fabf │ │ │ │ @ instruction: 0xf04a4648 │ │ │ │ strtmi pc, [r9], -r1, lsl #18 │ │ │ │ @ instruction: 0xf04a4650 │ │ │ │ @@ -172285,59 +172257,59 @@ │ │ │ │ ldrbmi r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf8f0f04a │ │ │ │ ldrtmi r9, [r0], -fp, lsl #18 │ │ │ │ andeq pc, ip, #1073741864 @ 0x40000028 │ │ │ │ @ instruction: 0xf0cf3908 │ │ │ │ strmi pc, [r3], r5, lsr #31 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 2edad4 <__read_chk@plt+0x288700> │ │ │ │ - bne 148a028 <__read_chk@plt+0x1424c54> │ │ │ │ + blls 2eda64 <__read_chk@plt+0x288690> │ │ │ │ + bne 1489fb8 <__read_chk@plt+0x1424be4> │ │ │ │ strvc pc, [r2, r3, lsr #11] │ │ │ │ msreq CPSR_, #536870916 @ 0x20000004 │ │ │ │ - blge 15ed8ec <__read_chk@plt+0x1588518> │ │ │ │ + blge 15ed87c <__read_chk@plt+0x15884a8> │ │ │ │ @ instruction: 0xf7569308 │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf04fbfbc │ │ │ │ @ instruction: 0x260038ff │ │ │ │ @ instruction: 0xf04fdb62 │ │ │ │ mcrcs 8, 0, r3, cr0, cr15, {7} │ │ │ │ @ instruction: 0x4629d053 │ │ │ │ movwcs r9, #2056 @ 0x808 │ │ │ │ @ instruction: 0xf04a70bb │ │ │ │ stmmi r0, {r0, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f4629 │ │ │ │ ldrbtmi r3, [r8], #-2303 @ 0xfffff701 │ │ │ │ @ instruction: 0xff66f0cf │ │ │ │ @ instruction: 0xf8cd4b7d │ │ │ │ ldrbtmi r9, [fp], #-52 @ 0xffffffcc │ │ │ │ - blmi 2032468 <__read_chk@plt+0x1fcd094> │ │ │ │ + blmi 20323f8 <__read_chk@plt+0x1fcd024> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ msrmi CPSR_, #72351744 @ 0x4500000 │ │ │ │ msreq CPSR_fsc, #536870924 @ 0x2000000c │ │ │ │ @ instruction: 0x46304699 │ │ │ │ - stmda r4, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmda ip!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7564607 │ │ │ │ - mcrne 13, 2, lr, cr1, cr4, {1} │ │ │ │ + cdpne 13, 4, cr14, cr1, cr12, {3} │ │ │ │ @ instruction: 0xf7574638 │ │ │ │ - orrlt lr, r0, r8, lsl r9 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr0, cr6, {2} │ │ │ │ + orrlt lr, r0, r0, asr r9 │ │ │ │ + mcr 7, 6, pc, cr8, cr6, {2} @ │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strtmi r4, [r2], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7574638 │ │ │ │ - strtmi lr, [r9], -r2, asr #18 │ │ │ │ + @ instruction: 0x4629e97a │ │ │ │ @ instruction: 0xf04a4620 │ │ │ │ stmdals sl, {r0, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04a4629 │ │ │ │ @ instruction: 0xf108f899 │ │ │ │ ldrbmi r0, [r8], -r1, lsl #16 │ │ │ │ - stc 7, cr15, [r4], #344 @ 0x158 │ │ │ │ + ldcl 7, cr15, [ip], {86} @ 0x56 │ │ │ │ vabal.s8 q2, d16, d0 │ │ │ │ strbmi r8, [r1], -lr, lsl #1 │ │ │ │ @ instruction: 0xf7574658 │ │ │ │ - @ instruction: 0x4606e99e │ │ │ │ + @ instruction: 0x4606e9d6 │ │ │ │ @ instruction: 0xf84ab168 │ │ │ │ strtmi r9, [r9], -r1, lsl #30 │ │ │ │ stmdals r8, {r8, r9, sp} │ │ │ │ andcc pc, r4, sl, lsl #17 │ │ │ │ @ instruction: 0xf882f04a │ │ │ │ strtmi r9, [r9], -r9, lsl #16 │ │ │ │ @ instruction: 0xff22f0cf │ │ │ │ @@ -172345,28 +172317,28 @@ │ │ │ │ ldmdami ip, {r2, r4, r5, ip, pc}^ │ │ │ │ strcs r4, [r0], -r9, lsr #12 │ │ │ │ @ instruction: 0xf04a4478 │ │ │ │ ldmdami sl, {r0, r2, r4, r5, r6, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0xf870f04a │ │ │ │ @ instruction: 0xf7564630 │ │ │ │ - strmi lr, [r4], -r8, lsr #31 │ │ │ │ + strmi lr, [r4], -r0, ror #31 │ │ │ │ @ instruction: 0xf7564630 │ │ │ │ - @ instruction: 0xf756efa4 │ │ │ │ - cdpne 12, 4, cr14, cr1, cr12, {7} │ │ │ │ + @ instruction: 0xf756efdc │ │ │ │ + cdpne 13, 4, cr14, cr1, cr4, {1} │ │ │ │ @ instruction: 0xf7574620 │ │ │ │ - @ instruction: 0x4607e8d0 │ │ │ │ + strmi lr, [r7], -r8, lsl #18 │ │ │ │ ldrtmi fp, [r0], -r0, ror #6 │ │ │ │ - svc 0x0098f756 │ │ │ │ + svc 0x00d0f756 │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ - mcr 7, 2, pc, cr2, cr6, {2} @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr10, cr6, {2} │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ strbmi r4, [sl], -r1, lsl #12 │ │ │ │ @ instruction: 0xf7574620 │ │ │ │ - blls 307ce4 <__read_chk@plt+0x2a2910> │ │ │ │ + blls 307d54 <__read_chk@plt+0x2a2980> │ │ │ │ strtmi r9, [r9], -r8, lsl #16 │ │ │ │ @ instruction: 0xf1084443 │ │ │ │ @ instruction: 0xf6450802 │ │ │ │ vsubl.s8 q10, d2, d16 │ │ │ │ @ instruction: 0xf840022d │ │ │ │ andcs r2, r0, #8 │ │ │ │ ldclcs 8, cr15, [lr], #12 │ │ │ │ @@ -172377,270 +172349,270 @@ │ │ │ │ @ instruction: 0xf04a4648 │ │ │ │ ldmdami lr!, {r0, r3, r4, r5, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ @ instruction: 0xf834f04a │ │ │ │ @ instruction: 0x46584b3c │ │ │ │ ldmpl r3, {r2, r3, r9, fp, ip, pc}^ │ │ │ │ ldrmi r9, [r9], -r7, lsl #6 │ │ │ │ - bl ffccb6bc <__read_chk@plt+0xffc662e8> │ │ │ │ + stc 7, cr15, [r6], #-348 @ 0xfffffea4 │ │ │ │ @ instruction: 0x46294839 │ │ │ │ @ instruction: 0xf04a4478 │ │ │ │ stcls 8, cr15, [fp], {39} @ 0x27 │ │ │ │ andseq pc, r8, r4, lsr #3 │ │ │ │ @ instruction: 0xf82af0b5 │ │ │ │ andseq pc, r4, r4, lsr #3 │ │ │ │ @ instruction: 0xf826f0b5 │ │ │ │ @ instruction: 0xf756e599 │ │ │ │ - ldmdavs fp!, {r1, r4, r7, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmdavs fp!, {r1, r3, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ svcvc 0x0081f5b3 │ │ │ │ - blmi d419f0 <__read_chk@plt+0xcdc61c> │ │ │ │ + blmi d41980 <__read_chk@plt+0xcdc5ac> │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andcs r0, r1, #134217728 @ 0x8000000 │ │ │ │ - blmi cb259c <__read_chk@plt+0xc4d1c8> │ │ │ │ + blmi cb252c <__read_chk@plt+0xc4d158> │ │ │ │ ldrbtmi r9, [fp], #-4 │ │ │ │ - blls 3f25a0 <__read_chk@plt+0x38d1cc> │ │ │ │ + blls 3f2530 <__read_chk@plt+0x38d15c> │ │ │ │ stmdbeq r4, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ orrvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46484619 │ │ │ │ - b fe5cb70c <__read_chk@plt+0xfe566338> │ │ │ │ + b ff3cb69c <__read_chk@plt+0xff3662c8> │ │ │ │ @ instruction: 0xf8dde607 │ │ │ │ @ instruction: 0xe78f9034 │ │ │ │ ldrbtmi r4, [fp], #-2854 @ 0xfffff4da │ │ │ │ - blmi ac70e0 <__read_chk@plt+0xa61d0c> │ │ │ │ + blmi ac7070 <__read_chk@plt+0xa61c9c> │ │ │ │ ldrbtmi r4, [fp], #-576 @ 0xfffffdc0 │ │ │ │ - @ instruction: 0xf756e7e3 │ │ │ │ - svclt 0x0000effa │ │ │ │ - eorseq r1, r1, sl, lsl r4 │ │ │ │ - eorseq r1, r1, r4, lsl r4 │ │ │ │ + @ instruction: 0xf757e7e3 │ │ │ │ + svclt 0x0000e832 │ │ │ │ + eorseq r1, r1, sl, lsl #9 │ │ │ │ + eorseq r1, r1, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r1, r4, asr #7 │ │ │ │ - ldrdeq ip, [r9], -sl @ │ │ │ │ - @ instruction: 0x001587de │ │ │ │ - andseq r8, r5, sl, asr #15 │ │ │ │ - strdeq lr, [r9], -r2 @ │ │ │ │ - eoreq ip, r9, r4, ror #14 │ │ │ │ - mulseq r5, r2, r7 │ │ │ │ - strhteq pc, [r7], -r2 @ │ │ │ │ - strhteq lr, [r9], -sl │ │ │ │ - eoreq ip, r9, r2, lsl #16 │ │ │ │ - andseq r8, r5, r4, lsr #14 │ │ │ │ - andseq r8, r5, lr, lsl #14 │ │ │ │ - eoreq ip, r9, r2, ror #14 │ │ │ │ - @ instruction: 0x001586ba │ │ │ │ - strdeq ip, [r9], -r8 @ │ │ │ │ - andseq r8, r5, r2, lsr r6 │ │ │ │ - @ instruction: 0x001585f8 │ │ │ │ - ldrdeq pc, [r7], -r6 @ │ │ │ │ - @ instruction: 0x001585d4 │ │ │ │ - andseq r8, r5, r6, lsr #11 │ │ │ │ - andseq r8, r5, lr, ror #10 │ │ │ │ - mlaeq r9, r6, r5, ip │ │ │ │ - andseq r8, r5, r0, asr r5 │ │ │ │ - andseq r8, r5, r0, ror #9 │ │ │ │ - strdeq ip, [r9], -lr @ │ │ │ │ - andseq r8, r5, r8, asr r4 │ │ │ │ - eoreq ip, r9, r6, lsl #9 │ │ │ │ + eorseq r1, r1, r4, lsr r4 │ │ │ │ + ldrdeq ip, [r9], -lr @ │ │ │ │ + @ instruction: 0x001586f2 │ │ │ │ + @ instruction: 0x001586de │ │ │ │ + strdeq lr, [r9], -r6 @ │ │ │ │ + eoreq ip, r9, r8, ror #12 │ │ │ │ + andseq r8, r5, r6, lsr #13 │ │ │ │ + eoreq pc, r7, r6, asr #21 │ │ │ │ + strhteq lr, [r9], -lr │ │ │ │ + eoreq ip, r9, r6, lsl #14 │ │ │ │ + andseq r8, r5, r8, lsr r6 │ │ │ │ + andseq r8, r5, r2, lsr #12 │ │ │ │ + eoreq ip, r9, r6, ror #12 │ │ │ │ + andseq r8, r5, lr, asr #11 │ │ │ │ + strdeq ip, [r9], -ip @ │ │ │ │ + andseq r8, r5, r6, asr #10 │ │ │ │ + andseq r8, r5, ip, lsl #10 │ │ │ │ + eoreq pc, r7, sl, ror #17 │ │ │ │ + andseq r8, r5, r8, ror #9 │ │ │ │ + @ instruction: 0x001584ba │ │ │ │ + andseq r8, r5, r2, lsl #9 │ │ │ │ + mlaeq r9, sl, r4, ip │ │ │ │ + andseq r8, r5, r4, ror #8 │ │ │ │ + @ instruction: 0x001583f4 │ │ │ │ + eoreq ip, r9, r2, lsl #8 │ │ │ │ + andseq r8, r5, ip, ror #6 │ │ │ │ + eoreq ip, r9, sl, lsl #7 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ - eoreq ip, r9, ip, ror #8 │ │ │ │ - strhteq sp, [r9], -r4 │ │ │ │ - andseq r8, r5, r2, ror #6 │ │ │ │ - andseq r8, r5, r2, lsl r3 │ │ │ │ - eoreq r9, r1, r2, asr #15 │ │ │ │ + eoreq ip, r9, r0, ror r3 │ │ │ │ + strhteq sp, [r9], -r8 │ │ │ │ + andseq r8, r5, r6, ror r2 │ │ │ │ + andseq r8, r5, r6, lsr #4 │ │ │ │ + ldrdeq r9, [r1], -r6 @ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ addsls pc, r0, #14614528 @ 0xdf0000 │ │ │ │ stmdahi fp, {r1, r2, r3, r4, r9, sl, lr} │ │ │ │ ldrbtmi fp, [r9], #130 @ 0x82 │ │ │ │ strmi r4, [r7], -sp, lsl #12 │ │ │ │ andle r2, r8, r1, lsl #22 │ │ │ │ tstlt r8, r8, ror #25 │ │ │ │ - blx ff249b6e <__read_chk@plt+0xff1e479a> │ │ │ │ + blx ff249afe <__read_chk@plt+0xff1e472a> │ │ │ │ andsle r2, r0, r2, lsl #16 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ - blvs ff42fa54 <__read_chk@plt+0xff3ca680> │ │ │ │ + blvs ff42f9e4 <__read_chk@plt+0xff3ca610> │ │ │ │ stccs 6, cr4, [r0], {144} @ 0x90 │ │ │ │ @ instruction: 0x4621d0f2 │ │ │ │ @ instruction: 0x46424633 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ stcvs 15, cr15, [r4, #-876]! @ 0xfffffc94 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ stclvs 7, cr14, [r8], #928 @ 0x3a0 │ │ │ │ - blx fed49b9a <__read_chk@plt+0xfece47c6> │ │ │ │ + blx fed49b2a <__read_chk@plt+0xfece4756> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ stmdbvs r0, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ - stmdb r4!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb ip, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ cmple r2, r6, lsl r8 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ svccs 0x000280da │ │ │ │ andcs sp, r0, #-2147483593 @ 0x80000037 │ │ │ │ ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ - stmda r6!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm lr, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ stmibmi r9, {r0, r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0xf7564479 │ │ │ │ - strmi lr, [r4], -r2, ror #31 │ │ │ │ + @ instruction: 0xf7574479 │ │ │ │ + @ instruction: 0x4604e81a │ │ │ │ @ instruction: 0xf7564628 │ │ │ │ - stmdacs r1, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r1, {r2, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ rschi pc, r1, r0 │ │ │ │ ldrbtmi r4, [fp], #-2947 @ 0xfffff47d │ │ │ │ vst1.32 {d20-d21}, [pc], r3 │ │ │ │ @ instruction: 0xf85941a0 │ │ │ │ andcs r7, r1, #2 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ @ instruction: 0x463833ff │ │ │ │ @ instruction: 0xf7579400 │ │ │ │ - ldrtmi lr, [r8], -r0, ror #19 │ │ │ │ + @ instruction: 0x4638ea18 │ │ │ │ svcmi 0x007d4631 │ │ │ │ ldc2l 0, cr15, [r0, #828]! @ 0x33c │ │ │ │ @ instruction: 0x4631487c │ │ │ │ ldrbtmi r4, [r8], #-1151 @ 0xfffffb81 │ │ │ │ @ instruction: 0xf0492400 │ │ │ │ ldrtmi pc, [r2], -r5, asr #30 @ │ │ │ │ rsbcs r2, r4, sp, lsr #2 │ │ │ │ - blx ff4cbb34 <__read_chk@plt+0xff466760> │ │ │ │ + blx ff4cbac4 <__read_chk@plt+0xff4666f0> │ │ │ │ strtmi lr, [r8], -fp │ │ │ │ - stmda ip, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r4, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xb1284631 │ │ │ │ ldc2l 7, cr15, [lr], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0x46384631 │ │ │ │ @ instruction: 0xff34f049 │ │ │ │ strtmi r3, [r8], -r1, lsl #8 │ │ │ │ - bl 114b8b0 <__read_chk@plt+0x10e64dc> │ │ │ │ + bl 1f4b840 <__read_chk@plt+0x1ee646c> │ │ │ │ adcmi r4, r0, #34603008 @ 0x2100000 │ │ │ │ strtmi sp, [r8], -sp, ror #25 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf75647f0 │ │ │ │ - stmdbvs r0!, {r0, r2, r4, r5, r9, sl, fp, ip, sp, pc} │ │ │ │ - stmia ip, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdbvs r0!, {r0, r2, r3, r5, r6, r9, sl, fp, ip, sp, pc} │ │ │ │ + stmdb r4, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ orrle r2, fp, r7, lsl r8 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ svccs 0x00028093 │ │ │ │ stmdbvs r3!, {r1, r2, r7, r8, ip, lr, pc}^ │ │ │ │ addle r2, r3, r0, lsl #22 │ │ │ │ stmdbcs r0, {r0, r3, r4, r7, fp, sp, lr} │ │ │ │ stmdavs ip, {r7, ip, lr, pc}^ │ │ │ │ stmdbmi r2!, {r0, r2, r9, sp}^ │ │ │ │ ldmdavs pc, {sp}^ @ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - ldrtmi lr, [r1], -sl, lsl #31 │ │ │ │ + ldrtmi lr, [r1], -r2, asr #31 │ │ │ │ @ instruction: 0xff0cf049 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stmdavs r0!, {r1, r2, r5, r7, pc} │ │ │ │ - stmia lr!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mrc 7, 5, APSR_nzcv, cr6, cr6, {2} │ │ │ │ + stmia r6!, {r0, r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + mcr 7, 7, pc, cr14, cr6, {2} @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ ldrtmi r8, [r1], -r1, lsr #1 │ │ │ │ cdp2 0, 15, cr15, cr14, cr9, {2} │ │ │ │ @ instruction: 0x46314857 │ │ │ │ @ instruction: 0xf0494478 │ │ │ │ ldmdbmi r6, {r0, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - strmi lr, [r4], -lr, ror #30 │ │ │ │ + strmi lr, [r4], -r6, lsr #31 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - stmdacs r1, {r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r1, {r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ addhi pc, r6, r0 │ │ │ │ ldrbtmi r4, [fp], #-2896 @ 0xfffff4b0 │ │ │ │ vst1.16 {d20-d21}, [pc], r9 │ │ │ │ @ instruction: 0xf04f41a0 │ │ │ │ @ instruction: 0xf8590800 │ │ │ │ andcs r5, r1, #2 │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ strls r3, [r0], #-1023 @ 0xfffffc01 │ │ │ │ @ instruction: 0xf7574628 │ │ │ │ - ldrtmi lr, [r1], -sl, ror #18 │ │ │ │ + ldrtmi lr, [r1], -r2, lsr #19 │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ @ instruction: 0xf0cf9120 │ │ │ │ stmdami r7, {r0, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #1585 @ 0x631 │ │ │ │ @ instruction: 0x46444478 │ │ │ │ cdp2 0, 12, cr15, cr14, cr9, {2} │ │ │ │ @ instruction: 0x212d4632 │ │ │ │ @ instruction: 0xf7ff2064 │ │ │ │ - blmi 11cc584 <__read_chk@plt+0x11671b0> │ │ │ │ + blmi 11cc514 <__read_chk@plt+0x1167140> │ │ │ │ @ instruction: 0x469a447b │ │ │ │ @ instruction: 0xf04fe00a │ │ │ │ stmdavs r8!, {r0, fp} │ │ │ │ @ instruction: 0xf7ff4631 │ │ │ │ ldrtmi pc, [r1], -r5, lsl #24 @ │ │ │ │ @ instruction: 0xf0494648 │ │ │ │ strcc pc, [r1], #-3771 @ 0xfffff145 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - strtmi lr, [r1], -r8, asr #21 │ │ │ │ + strtmi lr, [r1], -r0, lsl #22 │ │ │ │ ldcle 2, cr4, [r7, #-640]! @ 0xfffffd80 │ │ │ │ @ instruction: 0xf7564638 │ │ │ │ - stmdacs r0, {r1, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0cdd0f3 │ │ │ │ @ instruction: 0x4605ffdd │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrtmi sp, [r2], -r1, ror #1 │ │ │ │ andscs r2, r9, sl, lsr #2 │ │ │ │ - blx d4bc70 <__read_chk@plt+0xce689c> │ │ │ │ + blx d4bc00 <__read_chk@plt+0xce682c> │ │ │ │ @ instruction: 0x46504631 │ │ │ │ cdp2 0, 9, cr15, cr14, cr9, {2} │ │ │ │ pushmi {r0, r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - shadd16mi lr, r1, r2 │ │ │ │ + ldrtmi lr, [r1], -sl, asr #30 │ │ │ │ cdp2 0, 9, cr15, cr4, cr9, {2} │ │ │ │ ldrtmi r4, [r1], -r9, lsr #16 │ │ │ │ andlt r4, r2, r8, ror r4 │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ cdplt 0, 8, cr15, cr12, cr9, {2} │ │ │ │ andcs r4, r5, #622592 @ 0x98000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0000f756 │ │ │ │ + svc 0x0038f756 │ │ │ │ @ instruction: 0xf0494631 │ │ │ │ stmdami r3!, {r0, r1, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r4, [r8], #-1585 @ 0xfffff9cf │ │ │ │ - blmi 9c7c70 <__read_chk@plt+0x96289c> │ │ │ │ + blmi 9c7c00 <__read_chk@plt+0x96282c> │ │ │ │ @ instruction: 0xe71d447b │ │ │ │ svceq 0x0000f1b8 │ │ │ │ mcrge 4, 7, pc, cr2, cr15, {3} @ │ │ │ │ andcs r4, r5, #507904 @ 0x7c000 │ │ │ │ @ instruction: 0x46404c1f │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - ldrbtmi lr, [ip], #-3820 @ 0xfffff114 │ │ │ │ + ldrbtmi lr, [ip], #-3876 @ 0xfffff0dc │ │ │ │ @ instruction: 0xf0494631 │ │ │ │ ldrtmi pc, [r1], -sp, ror #28 @ │ │ │ │ @ instruction: 0xf0494620 │ │ │ │ ldrtmi pc, [r1], -r9, ror #28 @ │ │ │ │ ldrb r4, [r4, r0, lsr #12] │ │ │ │ ldrbtmi r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ ldmdami r8, {r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe75e4478 │ │ │ │ ldrbtmi r4, [r8], #-2071 @ 0xfffff7e9 │ │ │ │ svclt 0x0000e75b │ │ │ │ - eorseq r0, r1, lr, lsl #28 │ │ │ │ - andseq r8, r5, ip, lsl #6 │ │ │ │ - andseq sl, r6, sl, lsl #17 │ │ │ │ + eorseq r0, r1, lr, ror lr │ │ │ │ + andseq r8, r5, r0, lsr #4 │ │ │ │ + mulseq r6, lr, r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq ip, r9, ip, lsr #5 │ │ │ │ - eoreq ip, r9, sl, lsr #5 │ │ │ │ - mulseq r5, r8, r2 │ │ │ │ - andseq r9, r4, r0, ror #17 │ │ │ │ - andseq r8, r5, r4, lsl #5 │ │ │ │ - andseq sl, r6, r2, lsr #15 │ │ │ │ - strhteq ip, [r9], -lr │ │ │ │ - strhteq ip, [r9], -ip │ │ │ │ - eoreq ip, r9, r8, lsr #3 │ │ │ │ - andseq r8, r5, r0, asr #2 │ │ │ │ - eoreq ip, r9, ip, lsr r1 │ │ │ │ - andseq r8, r5, sl, ror #2 │ │ │ │ - eoreq ip, r9, sl, lsl r1 │ │ │ │ - eoreq sp, r9, r4, lsl #25 │ │ │ │ - andseq r8, r5, r0, lsr #3 │ │ │ │ - strdeq ip, [r9], -sl @ │ │ │ │ - eoreq sp, r9, r2, asr ip │ │ │ │ - andseq r8, r4, r8, lsl #27 │ │ │ │ - andseq r8, r4, r2, lsl #27 │ │ │ │ + strhteq ip, [r9], -r0 │ │ │ │ + eoreq ip, r9, lr, lsr #3 │ │ │ │ + andseq r8, r5, ip, lsr #3 │ │ │ │ + @ instruction: 0x001497f4 │ │ │ │ + mulseq r5, r8, r1 │ │ │ │ + @ instruction: 0x0016a6b6 │ │ │ │ + eoreq ip, r9, r2, asr #1 │ │ │ │ + eoreq ip, r9, r0, asr #1 │ │ │ │ + eoreq ip, r9, ip, lsr #1 │ │ │ │ + andseq r8, r5, r4, asr r0 │ │ │ │ + eoreq ip, r9, r0, asr #32 │ │ │ │ + andseq r8, r5, lr, ror r0 │ │ │ │ + eoreq ip, r9, lr, lsl r0 │ │ │ │ + eoreq sp, r9, r8, lsl #23 │ │ │ │ + ldrheq r8, [r5], -r4 │ │ │ │ + strdeq fp, [r9], -lr @ │ │ │ │ + eoreq sp, r9, r6, asr fp │ │ │ │ + mulseq r4, ip, ip │ │ │ │ + mulseq r4, r6, ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0030f8cc │ │ │ │ adclt r4, fp, pc, asr ip │ │ │ │ ldrmi r4, [r7], -r0, lsl #13 │ │ │ │ ldrdcs pc, [r0], #128 @ 0x80 │ │ │ │ @@ -172661,25 +172633,25 @@ │ │ │ │ @ instruction: 0xf850bfd8 │ │ │ │ vhadd.u8 d9, d0, d20 │ │ │ │ andcs r8, r6, #148 @ 0x94 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ @ instruction: 0xff00f0b4 │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ cdpcs 0, 0, cr9, cr0, cr6, {0} │ │ │ │ - bmi 13c23b4 <__read_chk@plt+0x135cfe0> │ │ │ │ - blpl 114b1f4 <__read_chk@plt+0x10e5e20> │ │ │ │ - beq 84a20c <__read_chk@plt+0x7e4e38> │ │ │ │ - bmi 132408c <__read_chk@plt+0x12becb8> │ │ │ │ + bmi 13c2344 <__read_chk@plt+0x135cf70> │ │ │ │ + blpl 114b184 <__read_chk@plt+0x10e5db0> │ │ │ │ + beq 84a19c <__read_chk@plt+0x7e4dc8> │ │ │ │ + bmi 132401c <__read_chk@plt+0x12bec48> │ │ │ │ movwls r5, #14507 @ 0x38ab │ │ │ │ ldrbtmi r4, [fp], #-2887 @ 0xfffff4b9 │ │ │ │ - blge 2729e8 <__read_chk@plt+0x20d614> │ │ │ │ - blge 4f29f4 <__read_chk@plt+0x48d620> │ │ │ │ + blge 272978 <__read_chk@plt+0x20d5a4> │ │ │ │ + blge 4f2984 <__read_chk@plt+0x48d5b0> │ │ │ │ andcs r9, r1, r1, lsl #6 │ │ │ │ @ instruction: 0xf0d94d44 │ │ │ │ - @ instruction: 0x2100fe97 │ │ │ │ + tstpcs r0, pc, lsr lr @ p-variant is OBSOLETE │ │ │ │ ldrbtmi r9, [sp], #-2054 @ 0xfffff7fa │ │ │ │ @ instruction: 0xf858f0b5 │ │ │ │ addcc pc, r0, #14352384 @ 0xdb0000 │ │ │ │ stmdbls r2, {r1, r2, fp, ip, pc} │ │ │ │ ldmdavs fp, {r1, r3, r4, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf7c71a9b │ │ │ │ stmdals r0, {r0, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -172695,121 +172667,121 @@ │ │ │ │ ldrtmi r4, [r9], -sl, asr #12 │ │ │ │ @ instruction: 0xf7ff2002 │ │ │ │ @ instruction: 0xf7c7fe0d │ │ │ │ movwcs pc, #2475 @ 0x9ab @ │ │ │ │ @ instruction: 0xf8c84619 │ │ │ │ addcs r3, r8, #0 │ │ │ │ @ instruction: 0xf7564650 │ │ │ │ - stmdals r6, {r1, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ - blx 3ca132 <__read_chk@plt+0x364d5e> │ │ │ │ + stmdals r6, {r1, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + blx 3ca0c2 <__read_chk@plt+0x364cee> │ │ │ │ movwls r2, #33537 @ 0x8301 │ │ │ │ umlalcc pc, r0, sp, r8 @ │ │ │ │ @ instruction: 0xf0439007 │ │ │ │ @ instruction: 0xf88d0302 │ │ │ │ - blmi a9a0f0 <__read_chk@plt+0xa34d1c> │ │ │ │ + blmi a9a080 <__read_chk@plt+0xa34cac> │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ movwcs fp, #12566 @ 0x3116 │ │ │ │ @ instruction: 0x93229623 │ │ │ │ andcs r4, r0, #35840 @ 0x8c00 │ │ │ │ mvnscs r9, r9, lsl r2 │ │ │ │ ldrbtmi r9, [fp], #-2563 @ 0xfffff5fd │ │ │ │ @ instruction: 0xf89d930b │ │ │ │ andls r3, lr, #160 @ 0xa0 │ │ │ │ tstmi r3, #268435456 @ 0x10000000 │ │ │ │ adccc pc, r0, sp, lsl #17 │ │ │ │ andsls r4, r7, #29696 @ 0x7400 │ │ │ │ stmdals r1, {r0, r2, r3, r4, r9, sp} │ │ │ │ tstls sl, #2063597568 @ 0x7b000000 │ │ │ │ - b ff34bc00 <__read_chk@plt+0xff2e682c> │ │ │ │ + bl 14bb90 <__read_chk@plt+0xe67bc> │ │ │ │ @ instruction: 0xf7cb4650 │ │ │ │ @ instruction: 0xf240fc81 │ │ │ │ addsmi r2, r8, #2013265923 @ 0x78000003 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x2600bf14 │ │ │ │ - blcs 13574c <__read_chk@plt+0xd0378> │ │ │ │ + blcs 1356dc <__read_chk@plt+0xd0308> │ │ │ │ stmdage r6, {r0, r2, r4, r7, ip, lr, pc} │ │ │ │ stc2 0, cr15, [r0, #720] @ 0x2d0 │ │ │ │ - blmi 360714 <__read_chk@plt+0x2fb340> │ │ │ │ + blmi 3606a4 <__read_chk@plt+0x2fb2d0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls b67f3c <__read_chk@plt+0xb02b68> │ │ │ │ + blls b67ecc <__read_chk@plt+0xb02af8> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, LR_abt │ │ │ │ pop {r0, r1, r3, r5, ip, sp, pc} │ │ │ │ @ instruction: 0x46898ff0 │ │ │ │ @ instruction: 0xf756e769 │ │ │ │ - svclt 0x0000ed6a │ │ │ │ - eorseq r0, r1, ip, lsl #22 │ │ │ │ + svclt 0x0000eda2 │ │ │ │ + eorseq r0, r1, ip, ror fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r0, [r1], -ip │ │ │ │ + eorseq r0, r1, ip, ror #22 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #21 │ │ │ │ - andseq r8, r5, r6, asr #1 │ │ │ │ - ldrdeq fp, [r9], -r6 @ │ │ │ │ - andseq r8, r5, r4, asr #32 │ │ │ │ - andseq r8, r5, r2, asr #32 │ │ │ │ - andseq r8, r5, ip, lsr r0 │ │ │ │ - ldrhteq r0, [r1], -r8 │ │ │ │ + @ instruction: 0x00157fda │ │ │ │ + ldrdeq fp, [r9], -sl @ │ │ │ │ + andseq r7, r5, r8, asr pc │ │ │ │ + andseq r7, r5, r6, asr pc │ │ │ │ + andseq r7, r5, r0, asr pc │ │ │ │ + eorseq r0, r1, r8, lsr #20 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec65120 <__read_chk@plt+0xfebffd4c> │ │ │ │ + bl fec650b0 <__read_chk@plt+0xfebffcdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi d11ec8 <__read_chk@plt+0xcacaf4> │ │ │ │ - blmi d3a134 <__read_chk@plt+0xcd4d60> │ │ │ │ + bmi d11e58 <__read_chk@plt+0xcaca84> │ │ │ │ + blmi d3a0c4 <__read_chk@plt+0xcd4cf0> │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ ldrdne pc, [r0], #128 @ 0x80 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ cmnlt r9, r0, lsl #6 │ │ │ │ cmnlt r3, fp, lsl #18 │ │ │ │ cmplt r2, sl, lsl #16 │ │ │ │ @ instruction: 0xf8526848 │ │ │ │ - bcs 115fd0 <__read_chk@plt+0xb0bfc> │ │ │ │ - bvs 385368 <__read_chk@plt+0x31ff94> │ │ │ │ + bcs 115f60 <__read_chk@plt+0xb0b8c> │ │ │ │ + bvs 3852f8 <__read_chk@plt+0x31ff24> │ │ │ │ svclt 0x00d8428a │ │ │ │ eorne pc, r2, r3, asr r8 @ │ │ │ │ tstcs r0, r0, lsl #26 │ │ │ │ ldrsbteq pc, [ip], r4 @ │ │ │ │ strbtmi r2, [sl], -r0, lsl #6 │ │ │ │ - blx ff3ca322 <__read_chk@plt+0xff364f4e> │ │ │ │ + blx 1dca2b2 <__read_chk@plt+0x1d64ede> │ │ │ │ bicslt r4, r8, r5, lsl #12 │ │ │ │ biclt r9, r8, r0, lsl #16 │ │ │ │ @ instruction: 0xf872f7ff │ │ │ │ @ instruction: 0xf8d4b318 │ │ │ │ tstlt r3, r0, asr #1 │ │ │ │ - blcs 1681f0 <__read_chk@plt+0x102e1c> │ │ │ │ - bls 14502c <__read_chk@plt+0xdfc58> │ │ │ │ + blcs 168180 <__read_chk@plt+0x102dac> │ │ │ │ + bls 144fbc <__read_chk@plt+0xdfbe8> │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ mcr2 7, 7, pc, cr6, cr15, {7} @ │ │ │ │ - blmi 6a07f0 <__read_chk@plt+0x63b41c> │ │ │ │ + blmi 6a0780 <__read_chk@plt+0x63b3ac> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 168004 <__read_chk@plt+0x102c30> │ │ │ │ + blls 167f94 <__read_chk@plt+0x102bc0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle pc, r0, lsl #6 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ andcs r4, r5, #294912 @ 0x48000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [ip, #-344]! @ 0xfffffea8 │ │ │ │ + ldc 7, cr15, [r4, #344]! @ 0x158 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ mrrc2 7, 15, pc, lr, cr5 @ │ │ │ │ stmdbmi sp, {r1, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldcl 7, cr15, [r0, #-344]! @ 0xfffffea8 │ │ │ │ + stc 7, cr15, [r8, #344]! @ 0x158 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r5, r0, lsl #2 │ │ │ │ mrrc2 7, 15, pc, r2, cr5 @ │ │ │ │ stmdbmi r8, {r1, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xe7f14479 │ │ │ │ - stcl 7, cr15, [sl], #344 @ 0x158 │ │ │ │ - eorseq r0, r1, r6, asr r9 │ │ │ │ + stc 7, cr15, [r2, #-344]! @ 0xfffffea8 │ │ │ │ + eorseq r0, r1, r6, asr #19 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r0, [r1], -r0 │ │ │ │ - andseq r7, r5, r2, asr pc │ │ │ │ - andseq pc, r4, lr, ror #27 │ │ │ │ - andseq r7, r5, r0, asr #30 │ │ │ │ + eorseq r0, r1, r0, ror #18 │ │ │ │ + andseq r7, r5, r6, ror #28 │ │ │ │ + andseq pc, r4, r2, lsl #26 │ │ │ │ + andseq r7, r5, r4, asr lr │ │ │ │ subpl pc, r0, r0, lsl #10 │ │ │ │ ldrbcc pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andspl pc, ip, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r1, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xf503d01b │ │ │ │ eorscc r5, r0, #28, 4 @ 0xc0000001 │ │ │ │ mulsle r6, r1, r2 │ │ │ │ @@ -172818,15 +172790,15 @@ │ │ │ │ @ instruction: 0xf503d011 │ │ │ │ andcc r5, r8, #-536870911 @ 0xe0000001 │ │ │ │ mulle ip, r1, r2 │ │ │ │ andspl pc, lr, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r1, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xf503d007 │ │ │ │ @ instruction: 0x3320531f │ │ │ │ - blx fed14b64 <__read_chk@plt+0xfecaf790> │ │ │ │ + blx fed14af4 <__read_chk@plt+0xfecaf720> │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ svclt 0x00004770 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ cdpeq 8, 14, cr15, cr8, cr12, {6} │ │ │ │ @@ -172850,15 +172822,15 @@ │ │ │ │ @ instruction: 0xffacf7ff │ │ │ │ @ instruction: 0x4620b138 │ │ │ │ @ instruction: 0xf934f7f3 │ │ │ │ @ instruction: 0xffccf0d2 │ │ │ │ svclt 0x00b84287 │ │ │ │ @ instruction: 0xf8554607 │ │ │ │ stccs 15, cr4, [r0], {44} @ 0x2c │ │ │ │ - blls 24287c <__read_chk@plt+0x1dd4a8> │ │ │ │ + blls 24280c <__read_chk@plt+0x1dd438> │ │ │ │ @ instruction: 0xf8d34654 │ │ │ │ stmdavs sl!, {r2, r4, r6, r7, r8, sl, ip, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8df83b7 │ │ │ │ @ instruction: 0xf6483794 │ │ │ │ @ instruction: 0xf6cb3ba3 │ │ │ │ @ instruction: 0xf8dd2b2e │ │ │ │ @@ -172868,20 +172840,20 @@ │ │ │ │ @ instruction: 0x464f1cfb │ │ │ │ strtmi r9, [r9], -r5, lsl #6 │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ stmdacs r0, {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r0], -r6, asr #32 │ │ │ │ @ instruction: 0xff34f77f │ │ │ │ tstlt pc, r5, lsl #2 │ │ │ │ - blcs 1281f8 <__read_chk@plt+0xc2e24> │ │ │ │ + blcs 128188 <__read_chk@plt+0xc2db4> │ │ │ │ orrhi pc, fp, #0 │ │ │ │ ldrbeq pc, [r4, #2266] @ 0x8da @ │ │ │ │ @ instruction: 0xf8d42100 │ │ │ │ @ instruction: 0xf8df9000 │ │ │ │ - bne b17e60 <__read_chk@plt+0xab2a8c> │ │ │ │ + bne b17df0 <__read_chk@plt+0xab2a1c> │ │ │ │ @ instruction: 0xf8a99b05 │ │ │ │ addne r3, r0, sl │ │ │ │ andcs pc, r2, r8, asr r8 @ │ │ │ │ andscs pc, ip, r9, asr #17 │ │ │ │ @ instruction: 0xf000fb0b │ │ │ │ stc2l 0, cr15, [r0, #260]! @ 0x104 │ │ │ │ @ instruction: 0x2734f8df │ │ │ │ @@ -172892,15 +172864,15 @@ │ │ │ │ biccs pc, r8, r5, ror #17 │ │ │ │ movwcs lr, #27101 @ 0x69dd │ │ │ │ stmdals r3, {ip, pc} │ │ │ │ @ instruction: 0xf97cf0d3 │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ movwcs r9, #2051 @ 0x803 │ │ │ │ rsccc pc, fp, sp, lsl #17 │ │ │ │ - @ instruction: 0xf8acf0f5 │ │ │ │ + @ instruction: 0xf854f0f5 │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ movwvc pc, #1103 @ 0x44f @ │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ @ instruction: 0x46494630 │ │ │ │ eorls pc, ip, r9, asr #17 │ │ │ │ eorcc pc, r8, r9, asr #17 │ │ │ │ ldc2 7, cr15, [r0], {126} @ 0x7e │ │ │ │ @@ -172909,71 +172881,71 @@ │ │ │ │ @ instruction: 0xd1ae2b00 │ │ │ │ @ instruction: 0xf8d39b04 │ │ │ │ @ instruction: 0x462055d4 │ │ │ │ ldrvc pc, [r0, #-1285]! @ 0xfffffafb │ │ │ │ mcr2 7, 7, pc, cr4, cr15, {3} @ │ │ │ │ @ instruction: 0xf8df6827 │ │ │ │ andcs ip, r0, #204, 12 @ 0xcc00000 │ │ │ │ - bvs fef5fa30 <__read_chk@plt+0xfeefa65c> │ │ │ │ + bvs fef5f9c0 <__read_chk@plt+0xfeefa5ec> │ │ │ │ tstpvc r0, r1, asr #8 @ p-variant is OBSOLETE │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf85862b9 │ │ │ │ mvnsvs r3, ip │ │ │ │ movwls r6, #20922 @ 0x51ba │ │ │ │ mrc2 7, 6, pc, cr2, cr15, {3} │ │ │ │ andcs r6, r0, #2162688 @ 0x210000 │ │ │ │ @ instruction: 0xf8df6102 │ │ │ │ sbcvs r0, pc, #168, 12 @ 0xa800000 │ │ │ │ stmdavs r1!, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ andcc lr, r7, #3162112 @ 0x304000 │ │ │ │ andcs pc, r0, r8, asr r8 @ │ │ │ │ andls r6, r6, #-2147483614 @ 0x80000022 │ │ │ │ - blx ff0cbfdc <__read_chk@plt+0xff066c08> │ │ │ │ + blx ff0cbf6c <__read_chk@plt+0xff066b98> │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ ldrdne pc, [r8], -r9 @ │ │ │ │ andeq pc, sl, r9, lsr #17 │ │ │ │ pkhtbeq pc, r4, pc, asr #17 @ │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ eorne pc, r8, r9, asr #17 │ │ │ │ @ instruction: 0xf0f54478 │ │ │ │ - @ instruction: 0xf8c9f85f │ │ │ │ + @ instruction: 0xf8c9f807 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ mcr2 7, 5, pc, cr14, cr15, {3} @ │ │ │ │ andcs r6, r0, #2162688 @ 0x210000 │ │ │ │ - blls 266620 <__read_chk@plt+0x20124c> │ │ │ │ + blls 2665b0 <__read_chk@plt+0x2011dc> │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r6, r7, r9, sp, lr} │ │ │ │ andcc lr, r7, #3162112 @ 0x304000 │ │ │ │ orrvs r9, sl, r6, lsl #20 │ │ │ │ - blx fe8cc01c <__read_chk@plt+0xfe866c48> │ │ │ │ + blx fe8cbfac <__read_chk@plt+0xfe866bd8> │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ ldrdne pc, [r8], -r9 @ │ │ │ │ andeq pc, sl, r9, lsr #17 │ │ │ │ @ instruction: 0x0648f8df │ │ │ │ tstpeq r2, r1, asr #32 @ p-variant is OBSOLETE │ │ │ │ eorne pc, r8, r9, asr #17 │ │ │ │ - @ instruction: 0xf0f54478 │ │ │ │ - @ instruction: 0xf8c9f83f │ │ │ │ + @ instruction: 0xf0f44478 │ │ │ │ + @ instruction: 0xf8c9ffe7 │ │ │ │ rsccs r0, r2, r4 │ │ │ │ @ instruction: 0xff98f03a │ │ │ │ @ instruction: 0xf03a4682 │ │ │ │ strmi pc, [r1], r9, lsl #31 │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ smlabbvs r5, r7, lr, pc @ │ │ │ │ @ instruction: 0xf8d96820 │ │ │ │ @ instruction: 0xf6481008 │ │ │ │ @ instruction: 0xf6cb39a3 │ │ │ │ - blls 258728 <__read_chk@plt+0x1f3354> │ │ │ │ + blls 2586b8 <__read_chk@plt+0x1f32e4> │ │ │ │ stmdals r4, {r0, r1, r2, r6, r7, r9, sp, lr} │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andscc pc, ip, fp, asr #17 │ │ │ │ addne r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0xf000fb09 │ │ │ │ ldc2 0, cr15, [r6, #-260]! @ 0xfffffefc │ │ │ │ - bls 2a8314 <__read_chk@plt+0x242f40> │ │ │ │ + bls 2a82a4 <__read_chk@plt+0x242ed0> │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf77d618a │ │ │ │ @ instruction: 0xf8d4fa65 │ │ │ │ ldrbmi fp, [r9], -r0 │ │ │ │ andeq pc, sl, fp, lsr #17 │ │ │ │ @ instruction: 0xf8cb4630 │ │ │ │ @ instruction: 0xf77ea014 │ │ │ │ @@ -172981,23 +172953,23 @@ │ │ │ │ rsccs r0, r4, r4 │ │ │ │ @ instruction: 0xff64f03a │ │ │ │ @ instruction: 0xf03a4682 │ │ │ │ pkhtbmi pc, r3, r5, asr #30 @ │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ tstpvs r5, r3, asr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8db6820 │ │ │ │ - blls 2522f0 <__read_chk@plt+0x1ecf1c> │ │ │ │ + blls 252280 <__read_chk@plt+0x1eceac> │ │ │ │ stmdals r4, {r0, r1, r2, r6, r7, r9, sp, lr} │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andscc pc, ip, fp, asr #17 │ │ │ │ addne r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0xf000fb09 │ │ │ │ stc2 0, cr15, [r6, #-260] @ 0xfffffefc │ │ │ │ - bls 2a8374 <__read_chk@plt+0x242fa0> │ │ │ │ + bls 2a8304 <__read_chk@plt+0x242f30> │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf77d618a │ │ │ │ @ instruction: 0xf8d4fa35 │ │ │ │ ldrbmi fp, [r9], -r0 │ │ │ │ andeq pc, sl, fp, lsr #17 │ │ │ │ @ instruction: 0xf8cb4630 │ │ │ │ @ instruction: 0xf77ea014 │ │ │ │ @@ -173005,23 +172977,23 @@ │ │ │ │ rsccs r0, r5, r4 │ │ │ │ @ instruction: 0xff34f03a │ │ │ │ @ instruction: 0xf03a4682 │ │ │ │ strmi pc, [r3], r5, lsr #30 │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ tstpvs r5, r3, lsr #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8db6820 │ │ │ │ - blls 252350 <__read_chk@plt+0x1ecf7c> │ │ │ │ + blls 2522e0 <__read_chk@plt+0x1ecf0c> │ │ │ │ stmdals r4, {r0, r1, r2, r6, r7, r9, sp, lr} │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andscc pc, ip, fp, asr #17 │ │ │ │ addne r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0xf000fb09 │ │ │ │ ldc2l 0, cr15, [r6], {65} @ 0x41 │ │ │ │ - bls 2a83d4 <__read_chk@plt+0x243000> │ │ │ │ + bls 2a8364 <__read_chk@plt+0x242f90> │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf77d618a │ │ │ │ @ instruction: 0xf8d4fa05 │ │ │ │ ldrbmi fp, [r9], -r0 │ │ │ │ andeq pc, sl, fp, lsr #17 │ │ │ │ @ instruction: 0xf8cb4630 │ │ │ │ @ instruction: 0xf77ea014 │ │ │ │ @@ -173029,23 +173001,23 @@ │ │ │ │ rsccs r0, r3, r4 │ │ │ │ @ instruction: 0xff04f03a │ │ │ │ @ instruction: 0xf03a4682 │ │ │ │ @ instruction: 0x4683fef5 │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ strdvs pc, [r5, -r3] │ │ │ │ @ instruction: 0xf8db6820 │ │ │ │ - blls 2523b0 <__read_chk@plt+0x1ecfdc> │ │ │ │ + blls 252340 <__read_chk@plt+0x1ecf6c> │ │ │ │ stmdals r4, {r0, r1, r2, r6, r7, r9, sp, lr} │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ ldrbeq pc, [r4, #2256] @ 0x8d0 @ │ │ │ │ andscc pc, ip, fp, asr #17 │ │ │ │ addne r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0xf000fb09 │ │ │ │ stc2 0, cr15, [r6], #260 @ 0x104 │ │ │ │ - bls 2a8434 <__read_chk@plt+0x243060> │ │ │ │ + bls 2a83c4 <__read_chk@plt+0x242ff0> │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf77d618a │ │ │ │ @ instruction: 0xf8d4f9d5 │ │ │ │ ldrbmi fp, [r9], -r0 │ │ │ │ andeq pc, sl, fp, lsr #17 │ │ │ │ @ instruction: 0xf8cb4630 │ │ │ │ @ instruction: 0xf77ea014 │ │ │ │ @@ -173053,22 +173025,22 @@ │ │ │ │ rsccs r0, r6, r4 │ │ │ │ mrc2 0, 6, pc, cr4, cr10, {1} │ │ │ │ @ instruction: 0xf03a4682 │ │ │ │ strmi pc, [r3], r5, asr #29 │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ smlabtvs r5, r3, sp, pc @ │ │ │ │ @ instruction: 0xf8db6820 │ │ │ │ - blls 252410 <__read_chk@plt+0x1ed03c> │ │ │ │ + blls 2523a0 <__read_chk@plt+0x1ecfcc> │ │ │ │ stmdals r4, {r0, r1, r2, r6, r7, r9, sp, lr} │ │ │ │ @ instruction: 0xf8d06827 │ │ │ │ ldrsbvs r0, [fp, #84]! @ 0x54 │ │ │ │ addne r1, r0, r8, lsr #20 │ │ │ │ @ instruction: 0xf000fb09 │ │ │ │ ldc2l 0, cr15, [r8], #-260 @ 0xfffffefc │ │ │ │ - bls 2a8490 <__read_chk@plt+0x2430bc> │ │ │ │ + bls 2a8420 <__read_chk@plt+0x24304c> │ │ │ │ orrvs r6, sl, r8, lsr r2 │ │ │ │ @ instruction: 0xf9a8f77d │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ cmnhi r1, r6, lsr #16 │ │ │ │ @ instruction: 0xf8c64631 │ │ │ │ @ instruction: 0xf77ea014 │ │ │ │ rsbsvs pc, r0, r1, asr #21 │ │ │ │ @@ -173087,75 +173059,75 @@ │ │ │ │ ldmle r6!, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ strtmi r4, [r0], -sl, ror #8 │ │ │ │ @ instruction: 0xf8df2700 │ │ │ │ @ instruction: 0xf882b420 │ │ │ │ @ instruction: 0xf77f7024 │ │ │ │ stmdavs r6!, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dd44fb │ │ │ │ - bvs fedb24a8 <__read_chk@plt+0xfed4d0d4> │ │ │ │ + bvs fedb2438 <__read_chk@plt+0xfed4d064> │ │ │ │ @ instruction: 0xf0424648 │ │ │ │ adcsvs r0, r2, #536870912 @ 0x20000000 │ │ │ │ - @ instruction: 0xff20f0f4 │ │ │ │ + mcr2 0, 6, pc, cr8, cr4, {7} @ │ │ │ │ @ instruction: 0x46206070 │ │ │ │ ldc2l 7, cr15, [r0, #-508]! @ 0xfffffe04 │ │ │ │ ldmibmi lr!, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2718 @ 0xfffff562 │ │ │ │ streq pc, [r2], -r6, asr #32 │ │ │ │ @ instruction: 0xf756629e │ │ │ │ - stmdavs r6!, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xff0ef0f4 │ │ │ │ + stmdavs r6!, {r1, r2, r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + mrc2 0, 5, pc, cr6, cr4, {7} │ │ │ │ @ instruction: 0x46206070 │ │ │ │ ldc2l 7, cr15, [lr, #-508] @ 0xfffffe04 │ │ │ │ strbmi r6, [r8], -r6, lsr #16 │ │ │ │ @ instruction: 0xf0426ab2 │ │ │ │ adcsvs r0, r2, #536870912 @ 0x20000000 │ │ │ │ - @ instruction: 0xff02f0f4 │ │ │ │ + mcr2 0, 5, pc, cr10, cr4, {7} @ │ │ │ │ @ instruction: 0x46206070 │ │ │ │ ldc2l 7, cr15, [r2, #-508] @ 0xfffffe04 │ │ │ │ strtmi r6, [r0], -r1, lsr #16 │ │ │ │ @ instruction: 0xf0426a8a │ │ │ │ addvs r0, sl, #536870920 @ 0x20000008 │ │ │ │ stc2l 7, cr15, [sl, #-508] @ 0xfffffe04 │ │ │ │ stmibmi ip!, {r1, r5, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8c24638 │ │ │ │ @ instruction: 0xf858b018 │ │ │ │ stmibmi sl!, {r0, sp, lr}^ │ │ │ │ @ instruction: 0xf85861d6 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ stmibmi r8!, {r0, r2, r9, sp}^ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - @ instruction: 0xf8d4eada │ │ │ │ + @ instruction: 0xf8d4eb12 │ │ │ │ @ instruction: 0xf0f49000 │ │ │ │ - stmdavs r2!, {r0, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r0, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c92101 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ @ instruction: 0xf77f6151 │ │ │ │ stmdavs r2!, {r0, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r4, [r8], -r0, ror #19 │ │ │ │ strlt lr, [r6], -r2, asr #19 │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ andcs r6, r5, #268435457 @ 0x10000001 │ │ │ │ ldrbtmi r4, [r9], #-2525 @ 0xfffff623 │ │ │ │ - b ff14c284 <__read_chk@plt+0xff0e6eb0> │ │ │ │ + b fff4c214 <__read_chk@plt+0xffee6e40> │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ - mcr2 0, 6, pc, cr8, cr4, {7} @ │ │ │ │ + mrc2 0, 3, pc, cr0, cr4, {7} │ │ │ │ tstcs r3, r2, lsr #16 │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ cmpvs r1, r0, lsr #12 │ │ │ │ ldc2 7, cr15, [r4, #-508] @ 0xfffffe04 │ │ │ │ ldmibmi r6, {r1, r5, fp, sp, lr}^ │ │ │ │ stmib r2, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf858b606 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ ldmibmi r3, {r0, r2, r9, sp}^ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - @ instruction: 0xf8d4eaa8 │ │ │ │ + @ instruction: 0xf8d4eae0 │ │ │ │ @ instruction: 0xf0f49000 │ │ │ │ - stmdavs r2!, {r0, r1, r2, r3, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r0, r1, r2, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ stmdbeq r5, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c24620 │ │ │ │ @ instruction: 0xf77f9014 │ │ │ │ stmdavs r1!, {r0, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r0], -r5, lsl #2 │ │ │ │ @ instruction: 0xf0426a8a │ │ │ │ @@ -173163,171 +173135,171 @@ │ │ │ │ ldc2l 7, cr15, [r0], #508 @ 0x1fc │ │ │ │ stmibmi r6, {r1, r5, fp, sp, lr}^ │ │ │ │ stmib r2, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf858b606 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ stmibmi r3, {r1, r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - @ instruction: 0xf8d4ea84 │ │ │ │ + @ instruction: 0xf8d4eabc │ │ │ │ @ instruction: 0xf0f4a000 │ │ │ │ - stmdavs r2!, {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r2!, {r0, r1, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca2102 │ │ │ │ strtmi r0, [r0], -r4 │ │ │ │ @ instruction: 0xf77f6151 │ │ │ │ stmdavs r2!, {r0, r1, r2, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x463849bb │ │ │ │ strlt lr, [r6], -r2, asr #19 │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ @ instruction: 0x464a6211 │ │ │ │ ldrbtmi r4, [r9], #-2488 @ 0xfffff648 │ │ │ │ - b 1bcc330 <__read_chk@plt+0x1b66f5c> │ │ │ │ + b fe9cc2c0 <__read_chk@plt+0xfe966eec> │ │ │ │ ldrdge pc, [r0], -r4 │ │ │ │ - mrc2 0, 3, pc, cr2, cr4, {7} │ │ │ │ + mrc2 0, 0, pc, cr10, cr4, {7} │ │ │ │ tstcs r4, r2, lsr #16 │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ cmpvs r1, r0, lsr #12 │ │ │ │ ldc2 7, cr15, [lr], #508 @ 0x1fc │ │ │ │ strbmi r6, [sl], -r1, lsr #16 │ │ │ │ stmib r1, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ cdpmi 6, 10, cr11, cr15, cr6, {0} │ │ │ │ andvs pc, r6, r8, asr r8 @ │ │ │ │ stmibmi lr!, {r1, r2, r3, r9, sp, lr} │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - stmdavs r6!, {r1, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ - mrc2 0, 2, pc, cr10, cr4, {7} │ │ │ │ - bmi febe8698 <__read_chk@plt+0xfeb832c4> │ │ │ │ + stmdavs r6!, {r1, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ + mcr2 0, 0, pc, cr2, cr4, {7} @ │ │ │ │ + bmi febe8628 <__read_chk@plt+0xfeb83254> │ │ │ │ andcs r6, r6, r0, ror r0 │ │ │ │ @ instruction: 0xf8586148 │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrcs pc, [ip, #2258]! @ 0x8d2 │ │ │ │ @ instruction: 0xf8d2b122 │ │ │ │ stmdbcs r2, {r7, ip} │ │ │ │ rscshi pc, ip, r0 │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ @ instruction: 0xf77fa28c │ │ │ │ stmdavs r1!, {r0, r1, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r0], -r5, lsl #2 │ │ │ │ - bvs fe39fa30 <__read_chk@plt+0xfe33a65c> │ │ │ │ + bvs fe39f9c0 <__read_chk@plt+0xfe33a5ec> │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf77f628a │ │ │ │ stmdavs r6!, {r0, r2, r3, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdlt pc, [ip], -sp │ │ │ │ @ instruction: 0x46586ab2 │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf0f462b2 │ │ │ │ - rsbsvs pc, r0, pc, lsr #28 │ │ │ │ + ldrsbtvs pc, [r0], #-215 @ 0xffffff29 @ │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ stmdavs r7!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #2441216 @ 0x254000 │ │ │ │ - bvs ff096678 <__read_chk@plt+0xff0312a4> │ │ │ │ + bvs ff096608 <__read_chk@plt+0xff031234> │ │ │ │ @ instruction: 0xf0464479 │ │ │ │ adcsvs r0, lr, #2097152 @ 0x200000 │ │ │ │ - b 64c3dc <__read_chk@plt+0x5e7008> │ │ │ │ + b 144c36c <__read_chk@plt+0x13e6f98> │ │ │ │ @ instruction: 0xf0f46826 │ │ │ │ - rsbsvs pc, r0, sp, lsl lr @ │ │ │ │ + rsbsvs pc, r0, r5, asr #27 │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ stmdavs r6!, {r0, r2, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - bvs fed9fff8 <__read_chk@plt+0xfed3ac24> │ │ │ │ + bvs fed9ff88 <__read_chk@plt+0xfed3abb4> │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf0f462b2 │ │ │ │ - rsbsvs pc, r0, r1, lsl lr @ │ │ │ │ + ldrhtvs pc, [r0], #-217 @ 0xffffff27 @ │ │ │ │ @ instruction: 0xf77f4620 │ │ │ │ stmdavs r1!, {r0, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r0], -r5, lsl #2 │ │ │ │ @ instruction: 0xf0426a8a │ │ │ │ addvs r0, sl, #536870920 @ 0x20000008 │ │ │ │ mrrc2 7, 7, pc, r8, cr15 @ │ │ │ │ stmibmi r3, {r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8c22000 │ │ │ │ @ instruction: 0xf858a018 │ │ │ │ stmibmi r1, {r0, sp, lr} │ │ │ │ @ instruction: 0xf85861d6 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ ldmdbmi pc!, {r0, r2, r9, sp}^ @ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - stmdavs r7!, {r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ - ldc2l 0, cr15, [r0, #976]! @ 0x3d0 │ │ │ │ + stmdavs r7!, {r5, r9, fp, sp, lr, pc} │ │ │ │ + ldc2 0, cr15, [r8, #976] @ 0x3d0 │ │ │ │ tstcs r9, r2, lsr #16 │ │ │ │ smlsdxcs r0, r8, r0, r6 │ │ │ │ @ instruction: 0x46206151 │ │ │ │ @ instruction: 0xf77f63d7 │ │ │ │ stmdavs r2!, {r0, r1, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46384977 │ │ │ │ strge lr, [r6], -r2, asr #19 │ │ │ │ andne pc, r1, r8, asr r8 @ │ │ │ │ andcs r6, r5, #268435457 @ 0x10000001 │ │ │ │ ldrbtmi r4, [r9], #-2420 @ 0xfffff68c │ │ │ │ - stmib lr, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 2cc3f8 <__read_chk@plt+0x267024> │ │ │ │ ldrdls pc, [r0], -r4 │ │ │ │ - ldc2l 0, cr15, [r6, #976] @ 0x3d0 │ │ │ │ + ldc2l 0, cr15, [lr, #-976]! @ 0xfffffc30 │ │ │ │ tstcs sl, r2, lsr #16 │ │ │ │ andeq pc, r4, r9, asr #17 │ │ │ │ cmpvs r1, r0, lsr #12 │ │ │ │ bicsvs r2, r1, #1073741824 @ 0x40000000 │ │ │ │ stc2 7, cr15, [r0], #-508 @ 0xfffffe04 │ │ │ │ stmdbmi ip!, {r1, r5, fp, sp, lr}^ │ │ │ │ stmib r2, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf858a606 │ │ │ │ andsvs r1, r1, #1 │ │ │ │ stmdbmi r9!, {r0, r2, r9, sp}^ │ │ │ │ @ instruction: 0xf7564479 │ │ │ │ - stmdavs r6!, {r2, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ - ldc2 0, cr15, [ip, #976]! @ 0x3d0 │ │ │ │ + stmdavs r6!, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + stc2l 0, cr15, [r4, #-976]! @ 0xfffffc30 │ │ │ │ tstcs fp, r2, lsr #16 │ │ │ │ @ instruction: 0x46206070 │ │ │ │ tstcs r2, r1, asr r1 │ │ │ │ @ instruction: 0xf77f63d1 │ │ │ │ stmdavs r1!, {r0, r1, r2, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r6, [r0], -r5, lsl #2 │ │ │ │ @ instruction: 0xf0426a8a │ │ │ │ addvs r0, sl, #536870920 @ 0x20000008 │ │ │ │ - blx cc56e <__read_chk@plt+0x6719a> │ │ │ │ + blx cc4fe <__read_chk@plt+0x6712a> │ │ │ │ ldrbmi r6, [r8], -r6, lsr #16 │ │ │ │ @ instruction: 0xf0426ab2 │ │ │ │ adcsvs r0, r2, #536870912 @ 0x20000000 │ │ │ │ - stc2 0, cr15, [r2, #976]! @ 0x3d0 │ │ │ │ + stc2l 0, cr15, [sl, #-976] @ 0xfffffc30 │ │ │ │ @ instruction: 0x46206070 │ │ │ │ - blx ffdcc586 <__read_chk@plt+0xffd671b2> │ │ │ │ + blx ffdcc516 <__read_chk@plt+0xffd67142> │ │ │ │ ldmdbmi r7, {r0, r1, r5, fp, sp, lr}^ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2718 @ 0xfffff562 │ │ │ │ streq pc, [r2], -r6, asr #32 │ │ │ │ @ instruction: 0xf756629e │ │ │ │ - stmdavs r6!, {r3, r7, r8, fp, sp, lr, pc} │ │ │ │ - ldc2 0, cr15, [r0, #976] @ 0x3d0 │ │ │ │ + stmdavs r6!, {r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldc2 0, cr15, [r8, #-976]! @ 0xfffffc30 │ │ │ │ @ instruction: 0x46206070 │ │ │ │ - blx ff94c5aa <__read_chk@plt+0xff8e71d6> │ │ │ │ + blx ff94c53a <__read_chk@plt+0xff8e7166> │ │ │ │ ldrbmi r6, [r8], -r6, lsr #16 │ │ │ │ @ instruction: 0xf0426ab2 │ │ │ │ adcsvs r0, r2, #536870912 @ 0x20000000 │ │ │ │ - stc2 0, cr15, [r4, #976] @ 0x3d0 │ │ │ │ + stc2 0, cr15, [ip, #-976]! @ 0xfffffc30 │ │ │ │ @ instruction: 0x46206070 │ │ │ │ - blx ff64c5c2 <__read_chk@plt+0xff5e71ee> │ │ │ │ + blx ff64c552 <__read_chk@plt+0xff5e717e> │ │ │ │ tstvs r5, r1, lsr #16 │ │ │ │ - bvs fe3a004c <__read_chk@plt+0xfe33ac78> │ │ │ │ + bvs fe39ffdc <__read_chk@plt+0xfe33ac08> │ │ │ │ addeq pc, r2, #66 @ 0x42 │ │ │ │ @ instruction: 0xf77f628a │ │ │ │ stmdavs r0!, {r0, r1, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ stmdbmi r5, {r2, r6, r9, fp, lr}^ │ │ │ │ andsge pc, r8, r0, asr #17 │ │ │ │ @ instruction: 0xf8584479 │ │ │ │ bicvs r2, r2, r2 │ │ │ │ @ instruction: 0xf8584a42 │ │ │ │ andcs r3, r5, #2 │ │ │ │ ldrtmi r6, [r8], -r3, lsl #4 │ │ │ │ - ldmdb sl, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r2, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f46825 │ │ │ │ - stmdavs r3!, {r0, r1, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r3, #12, 2 │ │ │ │ cmpvs r9, r8, rrx │ │ │ │ cmpvs pc, #1744830467 @ 0x68000003 │ │ │ │ - blmi 6210f8 <__read_chk@plt+0x5bbd24> │ │ │ │ + blmi 621088 <__read_chk@plt+0x5bbcb4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls fe8880 <__read_chk@plt+0xf834ac> │ │ │ │ + blls fe8810 <__read_chk@plt+0xf8343c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle fp, r0, lsl #6 │ │ │ │ pop {r0, r2, r3, r4, r5, ip, sp, pc} │ │ │ │ stmdavs r3!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrbt r6, [r1], #-59 @ 0xffffffc5 │ │ │ │ stmdbcs r2, {r0, r4, r6, r7, r9, sl, fp, sp, lr} │ │ │ │ svcge 0x0000f47f │ │ │ │ @@ -173336,55 +173308,55 @@ │ │ │ │ @ instruction: 0xe7e5aefb │ │ │ │ movwls sl, #15113 @ 0x3b09 │ │ │ │ strmi lr, [r2], -r9, lsr #9 │ │ │ │ andcc r2, r1, #45 @ 0x2d │ │ │ │ svceq 0x0001f801 │ │ │ │ mvnsle r2, r8, asr #21 │ │ │ │ str r2, [r1], -r8, asr #5 │ │ │ │ - ldm r0!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r0, r1, r2, lsl r8 │ │ │ │ + stmia r8!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r0, r1, r2, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrshteq r0, [r1], -lr │ │ │ │ - andseq r6, r5, r2, lsl r8 │ │ │ │ + eorseq r0, r1, lr, ror #16 │ │ │ │ + andseq r6, r5, r6, lsr #14 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - andseq fp, r4, ip, lsr #22 │ │ │ │ - mulseq r4, ip, r8 │ │ │ │ + andseq fp, r4, r0, asr #20 │ │ │ │ + @ instruction: 0x001447b0 │ │ │ │ andeq r2, r0, r5, ror #1 │ │ │ │ - @ instruction: 0x00157abe │ │ │ │ + @ instruction: 0x001579d2 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - andseq r7, r5, ip, lsr #21 │ │ │ │ + andseq r7, r5, r0, asr #19 │ │ │ │ muleq r0, r8, sp │ │ │ │ - andseq r7, r5, lr, lsr #21 │ │ │ │ + andseq r7, r5, r2, asr #19 │ │ │ │ andeq r0, r0, r4, lsr #26 │ │ │ │ - @ instruction: 0x00157ab0 │ │ │ │ + andseq r7, r5, r4, asr #19 │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ - mulseq r5, r8, sl │ │ │ │ + andseq r7, r5, ip, lsr #19 │ │ │ │ @ instruction: 0x00000dbc │ │ │ │ - mulseq r5, sl, sl │ │ │ │ + andseq r7, r5, lr, lsr #19 │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ - mulseq r5, ip, sl │ │ │ │ + @ instruction: 0x001579b0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, r1, lsl pc │ │ │ │ - andseq r7, r5, r8, asr sl │ │ │ │ + andseq r7, r5, ip, ror #18 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ muleq r0, r0, fp │ │ │ │ - andseq r7, r5, r8, lsl sl │ │ │ │ + andseq r7, r5, ip, lsr #18 │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ - andseq r7, r5, r2, lsl #20 │ │ │ │ + andseq r7, r5, r6, lsl r9 │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ - andseq r7, r5, r0, ror #19 │ │ │ │ - andseq r7, r5, lr, lsr #19 │ │ │ │ + @ instruction: 0x001578f4 │ │ │ │ + andseq r7, r5, r2, asr #17 │ │ │ │ andeq r1, r0, r4, lsl #14 │ │ │ │ - mulseq r5, r0, r9 │ │ │ │ + andseq r7, r5, r4, lsr #17 │ │ │ │ andeq r0, r0, r8, lsr #30 │ │ │ │ - eorseq r0, r1, r4, ror r0 │ │ │ │ + eorseq r0, r1, r4, ror #1 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ ldcleq 8, cr15, [r0], #304 @ 0x130 │ │ │ │ @ instruction: 0x574cf8df │ │ │ │ stcpl 5, cr15, [r6, #692] @ 0x2b4 │ │ │ │ @@ -173427,26 +173399,26 @@ │ │ │ │ @ instruction: 0xf50d8294 │ │ │ │ andcs r5, r0, #469762050 @ 0x1c000002 │ │ │ │ tstcc r0, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xf0c96819 │ │ │ │ @ instruction: 0xf8dff8e5 │ │ │ │ andcs r1, r5, #184, 12 @ 0xb800000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmda r2!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia sl!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xff54f7f4 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ adchi pc, r4, r0, asr #32 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ stccs 3, cr3, [r0, #-12] │ │ │ │ adcshi pc, r7, r0, asr #32 │ │ │ │ smlabbcs r0, r8, r2, r2 │ │ │ │ @ instruction: 0xf7559802 │ │ │ │ - @ instruction: 0xf854ed24 │ │ │ │ + @ instruction: 0xf854ed5c │ │ │ │ @ instruction: 0xf0b40c94 │ │ │ │ movwcs pc, #7483 @ 0x1d3b @ │ │ │ │ stccc 8, cr15, [r8], {68} @ 0x44 │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ stceq 8, cr15, [ip], {68} @ 0x44 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ stccc 8, cr15, [r8], {4} │ │ │ │ @@ -173460,34 +173432,34 @@ │ │ │ │ @ instruction: 0xf8442303 │ │ │ │ @ instruction: 0xf8143c20 │ │ │ │ andcs r3, r5, #1792 @ 0x700 │ │ │ │ @ instruction: 0x1640f8df │ │ │ │ @ instruction: 0xf0432000 │ │ │ │ @ instruction: 0xf8040302 │ │ │ │ ldrbtmi r3, [r9], #-3079 @ 0xfffff3f9 │ │ │ │ - ldmda r0!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8449b06 │ │ │ │ andcs r3, r5, #68, 24 @ 0x4400 │ │ │ │ stccc 8, cr15, [r8], {20} │ │ │ │ @ instruction: 0x1624f8df │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ stccc 8, cr15, [r8], {4} │ │ │ │ @ instruction: 0x361cf8df │ │ │ │ @ instruction: 0xf8444479 │ │ │ │ andcs r0, r0, ip, ror ip │ │ │ │ @ instruction: 0xf844447b │ │ │ │ @ instruction: 0xf7563c18 │ │ │ │ - movwcs lr, #6170 @ 0x181a │ │ │ │ + movwcs lr, #6226 @ 0x1852 │ │ │ │ mcrreq 8, 4, pc, r0, cr4 @ │ │ │ │ @ instruction: 0xf844221d │ │ │ │ mvnscs r3, ip, asr #24 │ │ │ │ @ instruction: 0xf10b9b05 │ │ │ │ @ instruction: 0xf8440014 │ │ │ │ @ instruction: 0xf7553c70 │ │ │ │ - @ instruction: 0xf1b8ecd2 │ │ │ │ + @ instruction: 0xf1b8ed0a │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf85480ca │ │ │ │ stmdals r2, {r4, r7, sl, fp, ip, sp} │ │ │ │ @ instruction: 0xf0002b12 │ │ │ │ teqcs r7, #-1073741804 @ 0xc0000014 │ │ │ │ stclcc 8, cr15, [ip], #-16 │ │ │ │ cdp2 7, 7, cr15, cr14, cr10, {6} │ │ │ │ @@ -173495,123 +173467,123 @@ │ │ │ │ addsmi r4, r8, #136314880 @ 0x8200000 │ │ │ │ adcshi pc, r2, #0 │ │ │ │ rsbvc pc, r1, pc, ror #8 │ │ │ │ movweq lr, #2826 @ 0xb0a │ │ │ │ vqdmulh.s d2, d0, d1 │ │ │ │ @ instruction: 0xf8548212 │ │ │ │ @ instruction: 0xf1ab3c20 │ │ │ │ - blcs 1ceb28 <__read_chk@plt+0x169754> │ │ │ │ + blcs 1ceab8 <__read_chk@plt+0x1696e4> │ │ │ │ teqphi r5, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0b32700 │ │ │ │ vrecps.f32 , q0, │ │ │ │ ldrmi r3, [sl, #901] @ 0x385 │ │ │ │ msrhi SPSR_f, r0 │ │ │ │ vrshl.s8 d18, d1, d0 │ │ │ │ vpmax.s8 d19, d16, d6 │ │ │ │ ldrmi r3, [sl, #902] @ 0x386 │ │ │ │ sbchi pc, r3, r0, asr #32 │ │ │ │ @ instruction: 0xf8df9b05 │ │ │ │ ldmdavs fp, {r3, r7, r8, sl, sp}^ │ │ │ │ @ instruction: 0xf8c3447a │ │ │ │ - bls 1d70bc <__read_chk@plt+0x171ce8> │ │ │ │ + bls 1d704c <__read_chk@plt+0x171c78> │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ - bls 1ef308 <__read_chk@plt+0x189f34> │ │ │ │ + bls 1ef298 <__read_chk@plt+0x189ec4> │ │ │ │ @ instruction: 0xf8df9204 │ │ │ │ ldrbtmi r2, [sl], #-1396 @ 0xfffffa8c │ │ │ │ @ instruction: 0x21a8f8c3 │ │ │ │ movwls r2, #13057 @ 0x3301 │ │ │ │ stmdals r8, {r0, r1, r8, fp, ip, pc} │ │ │ │ - blx 134ae50 <__read_chk@plt+0x12e5a7c> │ │ │ │ + blx 134ade0 <__read_chk@plt+0x12e5a0c> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ svcge 0x0057f47f │ │ │ │ ldrbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r2, [r9], #-1536 @ 0xfffffa00 │ │ │ │ - svc 0x00b4f755 │ │ │ │ + svc 0x00ecf755 │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ mrc2 7, 4, pc, cr6, cr4, {7} │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ andcs sl, r6, #292 @ 0x124 │ │ │ │ andcs r2, r1, r0, lsl #2 │ │ │ │ ldrge pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ @ instruction: 0xf830f0b4 │ │ │ │ tstcs r0, fp, lsl #22 │ │ │ │ ldceq 8, cr15, [r4], {68} @ 0x44 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ @ instruction: 0xf8d344fa │ │ │ │ stmdavs sl!, {r7, r9, ip, lr} │ │ │ │ - bne ff5e8f28 <__read_chk@plt+0xff583b54> │ │ │ │ + bne ff5e8eb8 <__read_chk@plt+0xff583ae4> │ │ │ │ @ instruction: 0xf7c668aa │ │ │ │ @ instruction: 0xf8dffaa1 │ │ │ │ andcs r1, r5, #20, 10 @ 0x5000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x008ef755 │ │ │ │ + svc 0x00c6f755 │ │ │ │ strcs pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ strmi r9, [r3], -sl, lsl #26 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ andls pc, r2, r5, asr r8 @ │ │ │ │ @ instruction: 0x46484652 │ │ │ │ - ldc 7, cr15, [r0], #340 @ 0x154 │ │ │ │ + stcl 7, cr15, [r8], #340 @ 0x154 │ │ │ │ ldrbtcc pc, [r4], #2271 @ 0x8df @ │ │ │ │ stmiapl sp!, {r3, r6, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf0ce4629 │ │ │ │ @ instruction: 0xf8dffda5 │ │ │ │ strtmi r3, [r9], -ip, ror #9 │ │ │ │ movwls r4, #38011 @ 0x947b │ │ │ │ @ instruction: 0xf0484618 │ │ │ │ @ instruction: 0x462afef9 │ │ │ │ rsbcs r2, r4, sp, lsr #2 │ │ │ │ - blx fe1ccbc8 <__read_chk@plt+0xfe1677f4> │ │ │ │ + blx fe1ccb58 <__read_chk@plt+0xfe167784> │ │ │ │ strtmi r9, [r9], -r7, lsl #16 │ │ │ │ ldc2 7, cr15, [r6], #-1016 @ 0xfffffc08 │ │ │ │ strtmi r9, [r9], -r9, lsl #22 │ │ │ │ @ instruction: 0xf0484618 │ │ │ │ stmdals r7, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstpeq r0, fp, lsr #3 @ p-variant is OBSOLETE │ │ │ │ stc2 0, cr15, [r8], {201} @ 0xc9 │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0xf8df80f8 │ │ │ │ andcs r1, r5, #180, 8 @ 0xb4000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x0056f755 │ │ │ │ + svc 0x008ef755 │ │ │ │ @ instruction: 0x46034652 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ @ instruction: 0xf7554648 │ │ │ │ - @ instruction: 0x4648ec7e │ │ │ │ + @ instruction: 0x4648ecb6 │ │ │ │ ldrls pc, [r8], #2271 @ 0x8df │ │ │ │ ldrbtmi r4, [r9], #1577 @ 0x629 │ │ │ │ ldc2l 0, cr15, [r2, #-824]! @ 0xfffffcc8 │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ cdp2 0, 12, cr15, cr10, cr8, {2} │ │ │ │ @ instruction: 0xf0402e00 │ │ │ │ strcs r8, [r0], -r1, lsr #2 │ │ │ │ - blx feeccb48 <__read_chk@plt+0xfee67774> │ │ │ │ + blx feeccad8 <__read_chk@plt+0xfee67704> │ │ │ │ stmdals r2, {r1, r3, r4, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ svceq 0x0001f1b8 │ │ │ │ @ instruction: 0xf1b8d045 │ │ │ │ @ instruction: 0xf0400f03 │ │ │ │ movwcs r8, #28902 @ 0x70e6 │ │ │ │ stclcc 8, cr15, [ip], #-16 │ │ │ │ ldc2 7, cr15, [r2, #808]! @ 0x328 │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ addsmi r4, r8, #136314880 @ 0x8200000 │ │ │ │ mvnhi pc, r0 │ │ │ │ rsbvc pc, r1, #1862270976 @ 0x6f000000 │ │ │ │ - blcs 154e6c <__read_chk@plt+0xefa98> │ │ │ │ + blcs 154dfc <__read_chk@plt+0xefa28> │ │ │ │ svcge 0x0035f67f │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ mulle pc, r8, r2 @ │ │ │ │ svcvc 0x0061f5b0 │ │ │ │ @ instruction: 0x81aff000 │ │ │ │ streq pc, [r0, -pc, asr #32] │ │ │ │ @ instruction: 0xf77f463d │ │ │ │ strcs sl, [r0, #-3710] @ 0xfffff182 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r5, r9, sl, lr}^ │ │ │ │ - b 11d7894 <__read_chk@plt+0x11724c0> │ │ │ │ + b 11d7824 <__read_chk@plt+0x1172450> │ │ │ │ strt r0, [r3], r2, lsl #18 │ │ │ │ @ instruction: 0xf50d9b0b │ │ │ │ smlabbcc r4, r6, r1, r5 │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ smlalscs pc, r4, r3, r8 @ │ │ │ │ eoreq pc, r0, #66 @ 0x42 │ │ │ │ rscscs pc, r4, r3, lsl #17 │ │ │ │ @@ -173626,31 +173598,31 @@ │ │ │ │ mvnscs r8, #240, 30 @ 0x3c0 │ │ │ │ stclcc 8, cr15, [ip], #-16 │ │ │ │ ldc2l 7, cr15, [r0, #-808]! @ 0xfffffcd8 │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ addsmi r4, r8, #136314880 @ 0x8200000 │ │ │ │ @ instruction: 0x81a4f000 │ │ │ │ msrvc SPSR_c, pc, ror #8 │ │ │ │ - blcs 154df0 <__read_chk@plt+0xefa1c> │ │ │ │ + blcs 154d80 <__read_chk@plt+0xef9ac> │ │ │ │ mrcge 6, 7, APSR_nzcv, cr3, cr15, {3} │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ smullle r4, sp, r8, r2 │ │ │ │ svcvc 0x0061f5b0 │ │ │ │ - blmi ffd033f0 <__read_chk@plt+0xffc9e01c> │ │ │ │ + blmi ffd03380 <__read_chk@plt+0xffc9dfac> │ │ │ │ ldmpl r5, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335bc │ │ │ │ - bcs 116f6c <__read_chk@plt+0xb1b98> │ │ │ │ + bcs 116efc <__read_chk@plt+0xb1b28> │ │ │ │ cmnphi r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdne lr, [r7], -sp │ │ │ │ @ instruction: 0xf0c72202 │ │ │ │ @ instruction: 0xf0c9ffef │ │ │ │ ldmib sp, {r0, r1, r2, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ - b 15d7930 <__read_chk@plt+0x157255c> │ │ │ │ + b 15d78c0 <__read_chk@plt+0x15724ec> │ │ │ │ svclt 0x00040702 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf43f3303 │ │ │ │ stmdals r8, {r1, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf0c94611 │ │ │ │ strmi pc, [r6], -r1, asr #18 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @@ -173683,46 +173655,46 @@ │ │ │ │ stmdbeq r2, {r0, r1, r6, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibmi r1, {r2, r4, r7, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xe6034479 │ │ │ │ strcs r9, [r1, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xf0834abe │ │ │ │ - blls 24f1cc <__read_chk@plt+0x1e9df8> │ │ │ │ + blls 24f15c <__read_chk@plt+0x1e9d88> │ │ │ │ sxtab16mi r4, r9, sl, ror #8 │ │ │ │ ldmdavs fp, {r2, r8, ip, pc}^ │ │ │ │ @ instruction: 0x21a8f8c3 │ │ │ │ ldrbtmi r4, [sl], #-2746 @ 0xfffff546 │ │ │ │ msrcs SPSR_fs, r3, asr #17 │ │ │ │ movwls r2, #13056 @ 0x3300 │ │ │ │ @ instruction: 0xf854e5f8 │ │ │ │ @ instruction: 0xf7550c90 │ │ │ │ - ldmibmi r6!, {r1, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + ldmibmi r6!, {r1, r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #136314880 @ 0x8200000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - mrc 7, 2, APSR_nzcv, cr10, cr5, {2} │ │ │ │ + mrc 7, 4, APSR_nzcv, cr2, cr5, {2} │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ - beq 149534 <__read_chk@plt+0xe4160> │ │ │ │ + beq 1494c4 <__read_chk@plt+0xe40f0> │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ strbmi r4, [r8], -r0, lsr #3 │ │ │ │ - stmda r4!, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm ip, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ teqcs r7, #267386880 @ 0xff00000 │ │ │ │ stclcc 8, cr15, [ip], #-16 │ │ │ │ stc2l 7, cr15, [ip], {202} @ 0xca │ │ │ │ bicscs pc, lr, #64, 4 │ │ │ │ addsmi r4, r8, #136314880 @ 0x8200000 │ │ │ │ mrshi pc, (UNDEF: 0) @ │ │ │ │ msrvc SPSR_c, #1862270976 @ 0x6f000000 │ │ │ │ - blcs 155138 <__read_chk@plt+0xefd64> │ │ │ │ + blcs 1550c8 <__read_chk@plt+0xefcf4> │ │ │ │ mcrge 6, 2, pc, cr15, cr15, {3} @ │ │ │ │ bicscs pc, sl, #64, 4 │ │ │ │ @ instruction: 0xf43f4298 │ │ │ │ @ instruction: 0xf5b0af29 │ │ │ │ @ instruction: 0xf47f7f61 │ │ │ │ - blmi fe83aaa8 <__read_chk@plt+0xfe7d56d4> │ │ │ │ + blmi fe83aa38 <__read_chk@plt+0xfe7d5664> │ │ │ │ ldmpl r5, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d225bc │ │ │ │ stmdbcs r0, {r3, r4, r7, ip} │ │ │ │ svcge 0x005af43f │ │ │ │ smlatbeq r2, r8, r1, pc @ │ │ │ │ @@ -173733,31 +173705,31 @@ │ │ │ │ stc2 0, cr15, [r2, #288]! @ 0x120 │ │ │ │ stmibeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8042300 │ │ │ │ and r3, r2, r3, lsl #24 │ │ │ │ @ instruction: 0xf0484648 │ │ │ │ @ instruction: 0x4649fd99 │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ - ldcl 7, cr15, [sl, #340]! @ 0x154 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr2, cr5, {2} │ │ │ │ stmdacs r0, {r0, r3, r5, r9, sl, lr} │ │ │ │ stmmi ip, {r2, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf0484478 │ │ │ │ stmibmi fp, {r0, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - blls 24a6b4 <__read_chk@plt+0x1e52e0> │ │ │ │ - bllt fe5e06c4 <__read_chk@plt+0xfe57b2f0> │ │ │ │ + blls 24a724 <__read_chk@plt+0x1e5350> │ │ │ │ + bllt fe5e0654 <__read_chk@plt+0xfe57b280> │ │ │ │ andcs r4, r5, #2211840 @ 0x21c000 │ │ │ │ ldrbtmi r9, [r9], #-2052 @ 0xfffff7fc │ │ │ │ - ldcl 7, cr15, [r8, #340]! @ 0x154 │ │ │ │ + mrc 7, 1, APSR_nzcv, cr0, cr5, {2} │ │ │ │ strtmi r9, [fp], -r0 │ │ │ │ tstcs r1, r3, lsl #4 │ │ │ │ @ instruction: 0xf0b32004 │ │ │ │ ldrtmi pc, [r0], -r7, ror #19 @ │ │ │ │ - ldmdb r2!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmibmi r0, {r0, r1, r3, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf50de574 │ │ │ │ strbmi r5, [r0], -r7, lsl #7 │ │ │ │ tstcc r0, #268435456 @ 0x10000000 │ │ │ │ @ instruction: 0xf0c86819 │ │ │ │ ldmdbmi fp!, {r0, r2, r3, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ @@ -173770,138 +173742,138 @@ │ │ │ │ @ instruction: 0xf77f4645 │ │ │ │ @ instruction: 0xe6b8ad38 │ │ │ │ ldrbtmi r4, [sl], #-2675 @ 0xfffff58d │ │ │ │ @ instruction: 0x21a8f8c3 │ │ │ │ ldmdbmi r2!, {r1, r5, r6, r8, sl, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - strb lr, [fp, r6, asr #27] │ │ │ │ - bls 3a1cb4 <__read_chk@plt+0x33c8e0> │ │ │ │ + @ instruction: 0xe7cbedfe │ │ │ │ + bls 3a1c44 <__read_chk@plt+0x33c870> │ │ │ │ stmdavs fp!, {r0, r2, r4, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0x2098f8d3 │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ @ instruction: 0xf8d3aee9 │ │ │ │ and sl, r1, r0, ror r0 │ │ │ │ @ instruction: 0xa09cf8d2 │ │ │ │ @ instruction: 0xf1a44966 │ │ │ │ andcs r0, r0, #4, 18 @ 0x10000 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ stc2l 0, cr15, [ip, #772]! @ 0x304 │ │ │ │ mulcc r0, sl, r8 │ │ │ │ - blcs 1fe077c <__read_chk@plt+0x1f7b3a8> │ │ │ │ + blcs 1fe070c <__read_chk@plt+0x1f7b338> │ │ │ │ @ instruction: 0xf89ad105 │ │ │ │ - blcs 11af6c <__read_chk@plt+0xb5b98> │ │ │ │ - blcs 207ebcc <__read_chk@plt+0x20197f8> │ │ │ │ + blcs 11aefc <__read_chk@plt+0xb5b28> │ │ │ │ + blcs 207eb5c <__read_chk@plt+0x2019788> │ │ │ │ ldrbmi sp, [r1], -r4, asr #2 │ │ │ │ @ instruction: 0xf6404648 │ │ │ │ @ instruction: 0xf75672ff │ │ │ │ - stmdavs fp!, {r1, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ + stmdavs fp!, {r1, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8842200 │ │ │ │ @ instruction: 0xf5032ffb │ │ │ │ stmdals r7, {r6, r8, r9, ip, lr} │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ stmibeq r4!, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ - ldmdb r8, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r0, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r9, [r2], -r8, lsl #18 │ │ │ │ @ instruction: 0xf0c84648 │ │ │ │ stmdavs fp!, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ ldrdne pc, [r4], r3 @ │ │ │ │ @ instruction: 0x4638b959 │ │ │ │ cdp2 0, 5, cr15, cr6, cr7, {6} │ │ │ │ ldrtmi r9, [r9], -r8, lsl #20 │ │ │ │ @ instruction: 0xf0cc2002 │ │ │ │ ldrtmi pc, [r8], -sp, lsr #18 @ │ │ │ │ - bl 1cccd18 <__read_chk@plt+0x1c67944> │ │ │ │ + bl feaccca8 <__read_chk@plt+0xfea678d4> │ │ │ │ strmi lr, [fp], -r9, lsr #13 │ │ │ │ stmdbcs r0, {r0, r3, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0x4619d1fb │ │ │ │ - blmi f48f88 <__read_chk@plt+0xee3bb4> │ │ │ │ + blmi f48f18 <__read_chk@plt+0xee3b44> │ │ │ │ ldmpl r5, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf503682b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d225bc │ │ │ │ - bcs 117248 <__read_chk@plt+0xb1e74> │ │ │ │ + bcs 1171d8 <__read_chk@plt+0xb1e04> │ │ │ │ mrcge 4, 4, APSR_nzcv, cr2, cr15, {1} │ │ │ │ strbge pc, [r0, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf8d3e7aa │ │ │ │ str sl, [r7, r4, lsl #1]! │ │ │ │ @ instruction: 0xf10a217d │ │ │ │ @ instruction: 0xf7560002 │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ ldmdbmi r8!, {r0, r1, r4, r5, r7, ip, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ mrc2 0, 4, pc, cr14, cr0, {6} │ │ │ │ rscsvc pc, pc, #64, 12 @ 0x4000000 │ │ │ │ strbmi r4, [r8], -r1, lsl #12 │ │ │ │ - stmda r8, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r0, {r1, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrtmi lr, [sp], -sp, lsr #15 │ │ │ │ str r4, [r7, #1543] @ 0x607 │ │ │ │ stccc 8, cr15, [r0], #-336 @ 0xfffffeb0 │ │ │ │ andseq pc, r4, fp, lsr #3 │ │ │ │ andle r2, r7, r3, lsl #22 │ │ │ │ vabd.s8 d18, d0, d0 │ │ │ │ @ instruction: 0xf0b32ade │ │ │ │ ldr pc, [sp], #3271 @ 0xcc7 │ │ │ │ - ldc 7, cr15, [lr], #340 @ 0x154 │ │ │ │ + ldcl 7, cr15, [r6], #340 @ 0x154 │ │ │ │ ldcvc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ - bcs ff8cb948 <__read_chk@plt+0xff866574> │ │ │ │ + bcs ff8cb8d8 <__read_chk@plt+0xff866504> │ │ │ │ ldc2 0, cr15, [lr], #716 @ 0x2cc │ │ │ │ stmdbmi r7!, {r2, r4, r7, sl, sp, lr, pc} │ │ │ │ svcne 0x00202200 │ │ │ │ @ instruction: 0xf0c14479 │ │ │ │ movwcs pc, #3435 @ 0xd6b @ │ │ │ │ mrcle 8, 7, r7, cr15, cr11, {0} │ │ │ │ - eorseq pc, r0, r6, ror #30 │ │ │ │ + ldrsbteq pc, [r0], -r6 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r0, r4, asr pc @ │ │ │ │ + eorseq pc, r0, r4, asr #31 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #18 │ │ │ │ - andseq r7, r5, r2, lsr r8 │ │ │ │ - andseq r7, r5, r8, ror #17 │ │ │ │ - andseq r7, r5, lr, asr #17 │ │ │ │ - andseq r0, r5, r0, lsl #22 │ │ │ │ + andseq r7, r5, r6, asr #14 │ │ │ │ + @ instruction: 0x001577fc │ │ │ │ + andseq r7, r5, r2, ror #15 │ │ │ │ + andseq r0, r5, r4, lsl sl │ │ │ │ @ instruction: 0xffffe48d │ │ │ │ - andseq sl, r4, r0, ror #19 │ │ │ │ - andseq r7, r5, lr, lsl #13 │ │ │ │ - @ instruction: 0x001576f6 │ │ │ │ - eoreq fp, r9, r4, asr r1 │ │ │ │ - andseq r7, r5, r2, asr #13 │ │ │ │ + @ instruction: 0x0014a8f4 │ │ │ │ + andseq r7, r5, r2, lsr #11 │ │ │ │ + andseq r7, r5, sl, lsl #12 │ │ │ │ + eoreq fp, r9, r8, asr r0 │ │ │ │ + @ instruction: 0x001575d6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - eoreq fp, r9, r4, lsl r2 │ │ │ │ - andseq r7, r5, lr, lsl #13 │ │ │ │ - strhteq fp, [r9], -sl │ │ │ │ - ldrsbteq pc, [r0], -sl @ │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r7, r5, r4, lsl #8 │ │ │ │ - @ instruction: 0x001573d4 │ │ │ │ - andseq sl, r4, lr, lsl #14 │ │ │ │ - andseq r7, r5, r4, ror r4 │ │ │ │ - eoreq sl, r9, r8, lsr pc │ │ │ │ - andseq r7, r5, ip, lsl #8 │ │ │ │ - andseq r7, r5, lr, lsr r4 │ │ │ │ - andseq r7, r5, r0, asr #6 │ │ │ │ - andseq r7, r5, sl, ror #5 │ │ │ │ - andseq r7, r5, lr, lsl #5 │ │ │ │ - @ instruction: 0x001573d0 │ │ │ │ - andseq r7, r5, r2, ror #4 │ │ │ │ - andseq r7, r5, lr, lsr #3 │ │ │ │ - andseq r7, r5, r0, ror #2 │ │ │ │ + eoreq fp, r9, r8, lsl r1 │ │ │ │ + andseq r7, r5, r2, lsr #11 │ │ │ │ + strhteq fp, [r9], -lr │ │ │ │ + eorseq pc, r0, sl, asr #24 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r7, r5, r8, lsl r3 │ │ │ │ + andseq r7, r5, r8, ror #5 │ │ │ │ + andseq sl, r4, r2, lsr #12 │ │ │ │ + andseq r7, r5, r8, lsl #7 │ │ │ │ + eoreq sl, r9, ip, lsr lr │ │ │ │ + andseq r7, r5, r0, lsr #6 │ │ │ │ + andseq r7, r5, r2, asr r3 │ │ │ │ + andseq r7, r5, r4, asr r2 │ │ │ │ + @ instruction: 0x001571fe │ │ │ │ + andseq r7, r5, r2, lsr #3 │ │ │ │ + andseq r7, r5, r4, ror #5 │ │ │ │ + andseq r7, r5, r6, ror r1 │ │ │ │ + andseq r7, r5, r2, asr #1 │ │ │ │ + andseq r7, r5, r4, ror r0 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - bleq 114d440 <__read_chk@plt+0x10e806c> │ │ │ │ + bleq 114d3d0 <__read_chk@plt+0x10e7ffc> │ │ │ │ @ instruction: 0xf8df4607 │ │ │ │ @ instruction: 0x46140618 │ │ │ │ @ instruction: 0x2614f8df │ │ │ │ @ instruction: 0xf5ad4478 │ │ │ │ addlt r5, r7, r2, lsl sp │ │ │ │ @ instruction: 0x560cf8df │ │ │ │ ldrdgt pc, [r0], -r4 │ │ │ │ @@ -173922,15 +173894,15 @@ │ │ │ │ ldrne r1, [r5, #-1301] @ 0xfffffaeb │ │ │ │ strbne r1, [fp, #-1301]! @ 0xfffffaeb │ │ │ │ ldrne r1, [r5, #-1301] @ 0xfffffaeb │ │ │ │ ldrne r1, [r5, #-1301] @ 0xfffffaeb │ │ │ │ tstcc r5, r5, lsl r5 │ │ │ │ @ instruction: 0xf04f2500 │ │ │ │ @ instruction: 0x462834ff │ │ │ │ - stmda r8!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r0!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrcs pc, [r0, #2271]! @ 0x8df │ │ │ │ tstppl r2, sp, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strcc pc, [r0, #2271]! @ 0x8df │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -173948,49 +173920,49 @@ │ │ │ │ andcs r1, r5, #112, 10 @ 0x1c000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf8dce007 │ │ │ │ stmdacs r0, {r6} │ │ │ │ @ instruction: 0xf8dfd136 │ │ │ │ andcs r1, r5, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - andcs lr, r3, #25088 @ 0x6200 │ │ │ │ + andcs lr, r3, #39424 @ 0x9a00 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ ldrb pc, [lr, r3, asr #22] @ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #4 │ │ │ │ @ instruction: 0xf0cd4611 │ │ │ │ stmdacs r0, {r0, r1, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ strcs sp, [r0, #-2876] @ 0xfffff4c4 │ │ │ │ ldr r2, [r8, sl, lsl #8]! │ │ │ │ ldmdale sl!, {r0, r1, r9, sl, fp, sp}^ │ │ │ │ @ instruction: 0xf006e8df │ │ │ │ rsbge r7, fp, r9, lsl #23 │ │ │ │ stmdale r9, {r0, r1, r9, sl, fp, sp} │ │ │ │ @ instruction: 0xf006e8df │ │ │ │ - bmi 17be864 <__read_chk@plt+0x1759490> │ │ │ │ + bmi 17be7f4 <__read_chk@plt+0x1759420> │ │ │ │ @ instruction: 0xf77b4618 │ │ │ │ @ instruction: 0x4604fc59 │ │ │ │ str r2, [r6, r0, lsl #10]! │ │ │ │ ldrne pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - andcs lr, r3, #56, 24 @ 0x3800 │ │ │ │ + andcs lr, r3, #112, 24 @ 0x7000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ @ instruction: 0xe7b4fb19 │ │ │ │ @ instruction: 0xf8dc2500 │ │ │ │ @ instruction: 0x46301014 │ │ │ │ @ instruction: 0xf8cc462a │ │ │ │ @ instruction: 0xf0c85040 │ │ │ │ stmdavs r3!, {r0, r1, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ strbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2396 @ 0xfffff6a4 │ │ │ │ @ instruction: 0xf755340a │ │ │ │ - andcs lr, r3, #7680 @ 0x1e00 │ │ │ │ + andcs lr, r3, #22016 @ 0x5600 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ @ instruction: 0xe77efaff │ │ │ │ @ instruction: 0xf0003002 │ │ │ │ @ instruction: 0xf8df8094 │ │ │ │ ldrbtmi r0, [r8], #-1220 @ 0xfffffb3c │ │ │ │ stc2 0, cr15, [lr], {112} @ 0x70 │ │ │ │ @@ -174017,23 +173989,23 @@ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ ldrdcc pc, [r4], r3 @ │ │ │ │ @ instruction: 0xf8dfe7ec │ │ │ │ stmiapl fp!, {r3, r5, r6, sl, ip, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335bc │ │ │ │ - blx feddb570 <__read_chk@plt+0xfed7619c> │ │ │ │ + blx feddb500 <__read_chk@plt+0xfed7612c> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ strcs fp, [r0], #-891 @ 0xfffffc85 │ │ │ │ @ instruction: 0xf8dfe73c │ │ │ │ stmiapl fp!, {r3, r6, sl, ip, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf8d335bc │ │ │ │ - blx feddb530 <__read_chk@plt+0xfed7615c> │ │ │ │ + blx feddb4c0 <__read_chk@plt+0xfed760ec> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8dfe7ee │ │ │ │ stmiapl fp!, {r2, r3, r5, sl, ip, sp}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ svcvs 0x001b35bc │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ @@ -174042,37 +174014,37 @@ │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0xe7b76f9b │ │ │ │ stmiapl fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ - blcs 11ca64 <__read_chk@plt+0xb7690> │ │ │ │ + blcs 11c9f4 <__read_chk@plt+0xb7620> │ │ │ │ andcs sp, r0, #207 @ 0xcf │ │ │ │ subeq pc, r4, ip, lsl #2 │ │ │ │ @ instruction: 0xf0c74631 │ │ │ │ strmi pc, [r5], -r3, lsr #18 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d4809c │ │ │ │ ldrtmi ip, [r3], -r0 │ │ │ │ @ instruction: 0x46294638 │ │ │ │ subeq pc, r4, #12, 2 │ │ │ │ @ instruction: 0x6014f8dc │ │ │ │ @ instruction: 0xf7ff9600 │ │ │ │ stmdavs r3!, {r0, r2, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ strcc r6, [sl], #-2396 @ 0xfffff6a4 │ │ │ │ - blmi ffcc8f60 <__read_chk@plt+0xffc63b8c> │ │ │ │ + blmi ffcc8ef0 <__read_chk@plt+0xffc63b1c> │ │ │ │ ldmdavs fp, {r0, r1, r3, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ ldrdcc pc, [ip], r3 │ │ │ │ stclmi 7, cr14, [r9], #552 @ 0x228 │ │ │ │ stmibmi r9!, {r0, r2, r9, sp}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1f4d110 <__read_chk@plt+0x1ee7d3c> │ │ │ │ + bl fed4d0a0 <__read_chk@plt+0xfece7ccc> │ │ │ │ stmdbpl r8!, {r0, r1, r9, sl, lr} │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ @ instruction: 0xf5006800 │ │ │ │ @ instruction: 0xf8d05040 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ @ instruction: 0xf8d05080 │ │ │ │ andls r0, r0, ip, ror r3 │ │ │ │ @@ -174085,19 +174057,19 @@ │ │ │ │ stccs 6, cr4, [r0, #-176] @ 0xffffff50 │ │ │ │ svcge 0x001af43f │ │ │ │ stccs 8, cr6, [r0], {108} @ 0x6c │ │ │ │ svcge 0x0016f43f │ │ │ │ andcs r4, r5, #3506176 @ 0x358000 │ │ │ │ @ instruction: 0xf04f2000 │ │ │ │ ldrbtmi r0, [r9], #-2048 @ 0xfffff800 │ │ │ │ - bl 14cd164 <__read_chk@plt+0x1467d90> │ │ │ │ + bl fe2cd0f4 <__read_chk@plt+0xfe267d20> │ │ │ │ orrmi pc, ip, #-805306368 @ 0xd0000000 │ │ │ │ vst1.8 {d20-d22}, [pc], r1 │ │ │ │ ldrmi r6, [r8], -r0, lsl #5 │ │ │ │ - mcr 7, 2, pc, cr6, cr5, {2} @ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr14, cr5, {2} │ │ │ │ @ instruction: 0xf44fab23 │ │ │ │ ldrmi r6, [r9], -r0, lsl #5 │ │ │ │ @ instruction: 0xf88d4699 │ │ │ │ @ instruction: 0xf883888b │ │ │ │ @ instruction: 0xf7a58000 │ │ │ │ @ instruction: 0x4604fcbd │ │ │ │ @ instruction: 0xf0002801 │ │ │ │ @@ -174106,31 +174078,31 @@ │ │ │ │ stmiami r6, {r1, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ strmi pc, [ip], #525 @ 0x20d │ │ │ │ stcge 6, cr4, [r6, #-132] @ 0xffffff7c │ │ │ │ vqshl.s8 q10, q12, │ │ │ │ @ instruction: 0xf0c80201 │ │ │ │ @ instruction: 0x4629fe17 │ │ │ │ @ instruction: 0xf0d04620 │ │ │ │ - bllt 154ed88 <__read_chk@plt+0x14e99b4> │ │ │ │ + bllt 154ed18 <__read_chk@plt+0x14e9944> │ │ │ │ vst2.8 {d6,d8}, [r3 :128], fp │ │ │ │ @ instruction: 0xf5b34370 │ │ │ │ @ instruction: 0xf47f4f80 │ │ │ │ @ instruction: 0xf8dfaeca │ │ │ │ strdcs r8, [r0, -r0] │ │ │ │ strmi r4, [r8], -r2, lsr #12 │ │ │ │ @ instruction: 0x464344f8 │ │ │ │ @ instruction: 0xf8c8f0c6 │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ - ldc 7, cr15, [r8, #-340] @ 0xfffffeac │ │ │ │ + ldcl 7, cr15, [r0, #-340] @ 0xfffffeac │ │ │ │ andseq pc, r4, #0, 2 │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ ldmdble r7!, {r1, r3, r4, r7, r9, lr}^ │ │ │ │ andcs r4, r5, #2932736 @ 0x2cc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 24d1f8 <__read_chk@plt+0x1e7e24> │ │ │ │ + bl 104d188 <__read_chk@plt+0xfe7db4> │ │ │ │ strmi r2, [r3], -r2, lsl #4 │ │ │ │ andcs r2, r4, r0, lsl #2 │ │ │ │ @ instruction: 0xf9e6f7f4 │ │ │ │ stmibmi lr!, {r0, r3, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0x2100e695 │ │ │ │ @ instruction: 0xf0ce4620 │ │ │ │ @@ -174141,216 +174113,216 @@ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldr sp, [r6], sp, asr #1 │ │ │ │ @ instruction: 0xf50d68ab │ │ │ │ movwls r5, #9636 @ 0x25a4 │ │ │ │ @ instruction: 0xf8d73518 │ │ │ │ @ instruction: 0xf1a535c0 │ │ │ │ movwls r0, #6920 @ 0x1b08 │ │ │ │ - blmi fe917cf4 <__read_chk@plt+0xfe8b2920> │ │ │ │ + blmi fe917c84 <__read_chk@plt+0xfe8b28b0> │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ vcgt.s8 d25, d1, d0 │ │ │ │ ldrmi r0, [r9], -r1, lsl #6 │ │ │ │ - stcl 7, cr15, [sl], #340 @ 0x154 │ │ │ │ + stc 7, cr15, [r2, #-340]! @ 0xfffffeac │ │ │ │ @ instruction: 0x4658499c │ │ │ │ svcmi 0x00f8f885 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - strmi lr, [r0], r4, ror #30 │ │ │ │ + pkhbtmi lr, r0, ip, lsl #31 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x464b809e │ │ │ │ strtmi r4, [r1], -r2, lsr #12 │ │ │ │ - svc 0x0042f754 │ │ │ │ + svc 0x007af754 │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ adcshi pc, r0, r0 │ │ │ │ - ldc 7, cr15, [r6, #-340] @ 0xfffffeac │ │ │ │ + stcl 7, cr15, [lr, #-340] @ 0xfffffeac │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ adchi pc, r6, r0 │ │ │ │ - stc 7, cr15, [r8, #336] @ 0x150 │ │ │ │ - ldcl 7, cr15, [lr, #-340] @ 0xfffffeac │ │ │ │ + stcl 7, cr15, [r0, #336] @ 0x150 │ │ │ │ + ldc 7, cr15, [r6, #340] @ 0x154 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ addshi pc, lr, r0 │ │ │ │ andcs r4, r5, #95420416 @ 0x5b00000 │ │ │ │ @ instruction: 0xf754216c │ │ │ │ - stmdacs r0, {r1, r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ adchi pc, fp, r0, lsl #6 │ │ │ │ strcs r4, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ - ldmib r8, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmib r0, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r5, #2195456 @ 0x218000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b fe9cd2bc <__read_chk@plt+0xfe967ee8> │ │ │ │ + b ff7cd24c <__read_chk@plt+0xff767e78> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf984f7f4 │ │ │ │ @ instruction: 0xf7544630 │ │ │ │ - @ instruction: 0x4628edde │ │ │ │ - b a4d2d4 <__read_chk@plt+0x9e7f00> │ │ │ │ + @ instruction: 0x4628ee16 │ │ │ │ + b 184d264 <__read_chk@plt+0x17e7e90> │ │ │ │ @ instruction: 0xf7544650 │ │ │ │ - @ instruction: 0xe651eef2 │ │ │ │ - bpl fea4c9c0 <__read_chk@plt+0xfe9e75ec> │ │ │ │ + ldrb lr, [r1], -sl, lsr #30 │ │ │ │ + bpl fea4c950 <__read_chk@plt+0xfe9e757c> │ │ │ │ @ instruction: 0xf10a4a7b │ │ │ │ @ instruction: 0x46190a18 │ │ │ │ stmdbeq r8, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ andls r4, r1, sl, ror r4 │ │ │ │ andls r4, r0, #72, 12 @ 0x4800000 │ │ │ │ rscvc pc, sp, #64, 12 @ 0x4000000 │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ andcs r9, r1, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7559402 │ │ │ │ - @ instruction: 0x4631ec92 │ │ │ │ + ldrtmi lr, [r1], -sl, asr #25 │ │ │ │ andcs r4, r3, sl, asr #12 │ │ │ │ @ instruction: 0xf88a2600 │ │ │ │ @ instruction: 0xf0cd6ff8 │ │ │ │ stmdacs r1, {r0, r1, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ mrcge 4, 0, APSR_nzcv, cr15, cr15, {3} │ │ │ │ strbpl pc, [r0, -r7, lsl #10] @ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ ldrvs pc, [r4, #2247]! @ 0x8c7 │ │ │ │ stc2 0, cr15, [lr, #832] @ 0x340 │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ mrcge 4, 0, APSR_nzcv, cr3, cr15, {3} │ │ │ │ @ instruction: 0xf7554648 │ │ │ │ - adcsmi lr, r0, #6160384 @ 0x5e0000 │ │ │ │ + adcsmi lr, r0, #9830400 @ 0x960000 │ │ │ │ addshi pc, r1, r0, asr #5 │ │ │ │ strcs r4, [r0], -r8, asr #12 │ │ │ │ - stcl 7, cr15, [r4], #-340 @ 0xfffffeac │ │ │ │ + ldc 7, cr15, [ip], {85} @ 0x55 │ │ │ │ stmdbmi r2!, {r1, r7, sl, lr}^ │ │ │ │ andeq pc, r1, #268435460 @ 0x10000004 │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ stcvs 8, cr15, [ip], {10} │ │ │ │ - stcl 7, cr15, [r4, #-340]! @ 0xfffffeac │ │ │ │ + ldc 7, cr15, [ip, #340] @ 0x154 │ │ │ │ @ instruction: 0xf7554648 │ │ │ │ - adcsmi lr, r0, #4849664 @ 0x4a0000 │ │ │ │ + adcsmi lr, r0, #8519680 @ 0x820000 │ │ │ │ strtmi sp, [r0], -sp, ror #22 │ │ │ │ - ldmda r0!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf6bf2800 │ │ │ │ ldmdbmi r9, {r2, r4, r5, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - andcs lr, r2, #270336 @ 0x42000 │ │ │ │ + andcs lr, r2, #499712 @ 0x7a000 │ │ │ │ tstcs r0, r3, lsl #12 │ │ │ │ strls r2, [r0], #-4 │ │ │ │ mrc2 0, 1, pc, cr0, cr2, {5} │ │ │ │ ldmdbmi r3, {r0, r2, r5, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - @ instruction: 0x4632ea34 │ │ │ │ + ldrtmi lr, [r2], -ip, ror #20 │ │ │ │ strtmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ strcs pc, [r0, #-2325] @ 0xfffff6eb │ │ │ │ stmdbmi sp, {r1, r3, r5, r7, r9, sl, lr}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - andcs lr, r3, #155648 @ 0x26000 │ │ │ │ + andcs lr, r3, #385024 @ 0x5e000 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ tstplt r5, r7, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf7554628 │ │ │ │ - strcs lr, [fp], #-2474 @ 0xfffff656 │ │ │ │ + strcs lr, [fp], #-2530 @ 0xfffff61e │ │ │ │ svceq 0x0000f1ba │ │ │ │ ldrb sp, [r5, #384] @ 0x180 │ │ │ │ @ instruction: 0xf7554640 │ │ │ │ - strb lr, [r6, r4, lsl #18]! │ │ │ │ + @ instruction: 0xe7e6e93c │ │ │ │ andcs r4, r5, #1064960 @ 0x104000 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - ldrtmi lr, [r2], -lr, lsl #20 │ │ │ │ + ldrtmi lr, [r2], -r6, asr #20 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f42004 │ │ │ │ strbmi pc, [r0], -pc, ror #17 @ │ │ │ │ - ldm r4!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb ip!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf755e7d5 │ │ │ │ - strcs lr, [r0], #-2442 @ 0xfffff676 │ │ │ │ + strcs lr, [r0], #-2498 @ 0xfffff63e │ │ │ │ strtmi r4, [r3], -r9, lsr #12 │ │ │ │ ldrtmi r4, [r0], -r2, lsr #12 │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr10, cr5, {2} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr2, cr5, {2} │ │ │ │ @ instruction: 0xf77f42a0 │ │ │ │ ldmdbmi r3!, {r0, r1, r2, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ andcs r4, r5, #32, 12 @ 0x2000000 │ │ │ │ ldrbtmi r2, [r9], #-1034 @ 0xfffffbf6 │ │ │ │ - stmib ip!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b a4d3b8 <__read_chk@plt+0x9e7fe4> │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ @ instruction: 0xf8cef7f4 │ │ │ │ strbmi r2, [r0], -r1, lsl #6 │ │ │ │ ldrcc pc, [r4, #2247]! @ 0x8c7 │ │ │ │ - ldm r0, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r8, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdbmi sl!, {r1, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ stcmi 2, cr2, [sl, #-20]! @ 0xffffffec │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ - ldmib r8, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 54d3e0 <__read_chk@plt+0x4e800c> │ │ │ │ @ instruction: 0x4603447d │ │ │ │ ldrtmi r2, [r1], -r2, lsl #4 │ │ │ │ strls r2, [r0, #-4] │ │ │ │ stc2l 0, cr15, [r6, #712] @ 0x2c8 │ │ │ │ stmdbmi r4!, {r0, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7554479 │ │ │ │ - strtmi lr, [r9], -sl, asr #19 │ │ │ │ + strtmi lr, [r9], -r2, lsl #20 │ │ │ │ andcs r4, r2, #3145728 @ 0x300000 │ │ │ │ @ instruction: 0xf8cd2004 │ │ │ │ @ instruction: 0xf0b28000 │ │ │ │ @ instruction: 0xe75ffdb7 │ │ │ │ - eorseq pc, r0, r8, ror #14 │ │ │ │ + ldrsbteq pc, [r0], -r8 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq pc, r0, ip, asr #14 │ │ │ │ - ldrshteq pc, [r0], -r2 @ │ │ │ │ - andseq r6, r5, sl, ror #31 │ │ │ │ - andseq r7, r5, r0, lsr r0 │ │ │ │ - andseq r7, r5, r4, asr r2 │ │ │ │ - andseq r6, r5, sl, lsl #31 │ │ │ │ - andseq r7, r5, r2, lsr #4 │ │ │ │ - andseq r6, r5, r8, lsr #30 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r7, r5, sl, lsl #2 │ │ │ │ - @ instruction: 0x00156ff6 │ │ │ │ - @ instruction: 0x00156edc │ │ │ │ - andseq r9, r4, r8, lsl #4 │ │ │ │ - andseq r6, r5, r2, lsr #29 │ │ │ │ - andseq r6, r5, lr, lsr #30 │ │ │ │ - andseq r6, r5, sl, asr #30 │ │ │ │ - andseq r1, r6, r4, asr #28 │ │ │ │ - andseq r6, r5, r6, lsl #31 │ │ │ │ - andseq r6, r5, r4, asr #27 │ │ │ │ - andseq r6, lr, r2, lsl #29 │ │ │ │ - mulseq r5, r8, sp │ │ │ │ - andseq r6, r5, r0, ror #27 │ │ │ │ - andseq r6, r5, ip, lsl #29 │ │ │ │ - andseq r6, r5, r0, ror #27 │ │ │ │ - andseq r6, r5, sl, ror sp │ │ │ │ - mulseq r5, sl, ip │ │ │ │ - andseq r8, r4, r8, lsl #31 │ │ │ │ - andseq r6, r5, r8, asr ip │ │ │ │ + ldrhteq pc, [r0], -ip @ │ │ │ │ + eorseq pc, r0, r2, ror #14 │ │ │ │ + @ instruction: 0x00156efe │ │ │ │ + andseq r6, r5, r4, asr #30 │ │ │ │ + andseq r7, r5, r8, ror #2 │ │ │ │ + mulseq r5, lr, lr │ │ │ │ + andseq r7, r5, r6, lsr r1 │ │ │ │ + andseq r6, r5, ip, lsr lr │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andseq r7, r5, lr, lsl r0 │ │ │ │ + andseq r6, r5, sl, lsl #30 │ │ │ │ + @ instruction: 0x00156df0 │ │ │ │ + andseq r9, r4, ip, lsl r1 │ │ │ │ + @ instruction: 0x00156db6 │ │ │ │ + andseq r6, r5, r2, asr #28 │ │ │ │ + andseq r6, r5, lr, asr lr │ │ │ │ + andseq r1, r6, r8, asr sp │ │ │ │ + mulseq r5, sl, lr │ │ │ │ + @ instruction: 0x00156cd8 │ │ │ │ + mulseq lr, r6, sp │ │ │ │ + andseq r6, r5, ip, lsr #25 │ │ │ │ + @ instruction: 0x00156cf4 │ │ │ │ + andseq r6, r5, r0, lsr #27 │ │ │ │ + @ instruction: 0x00156cf4 │ │ │ │ + andseq r6, r5, lr, lsl #25 │ │ │ │ + andseq r6, r5, lr, lsr #23 │ │ │ │ + mulseq r4, ip, lr │ │ │ │ + andseq r6, r5, ip, ror #22 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec669ac <__read_chk@plt+0xfec015d8> │ │ │ │ + bl fec6693c <__read_chk@plt+0xfec01568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r6, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ vhadd.s8 d27, d18, d4 │ │ │ │ strmi r5, [r5], -r0, lsr #28 │ │ │ │ stmdami lr, {r2, r4, r5, r9, sl, lr} │ │ │ │ stceq 0, cr15, [sp], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xf04f3903 │ │ │ │ ldrbtmi r3, [r8], #-1023 @ 0xfffffc01 │ │ │ │ - bl 20d860 <__read_chk@plt+0x1a848c> │ │ │ │ + bl 20d7f0 <__read_chk@plt+0x1a841c> │ │ │ │ andgt pc, r2, r6, lsl #17 │ │ │ │ strtmi r9, [r0], -r0 │ │ │ │ andcs lr, r1, #3358720 @ 0x334000 │ │ │ │ @ instruction: 0xf7552201 │ │ │ │ - @ instruction: 0x4620eb7a │ │ │ │ - bl 1bcd53c <__read_chk@plt+0x1b68168> │ │ │ │ + @ instruction: 0x4620ebb2 │ │ │ │ + bl fe9cd4cc <__read_chk@plt+0xfe9680f8> │ │ │ │ rsbscs r1, r3, #2293760 @ 0x230000 │ │ │ │ eorpl r3, r2, #67108864 @ 0x4000000 │ │ │ │ andlt r6, r4, fp, lsr #32 │ │ │ │ svclt 0x0000bd70 │ │ │ │ - andseq r6, r5, sl, asr #26 │ │ │ │ + andseq r6, r5, lr, asr ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ - beq ff34db44 <__read_chk@plt+0xff2e8770> │ │ │ │ + beq ff34dad4 <__read_chk@plt+0xff2e8700> │ │ │ │ stcpl 5, cr15, [r8, #692]! @ 0x2b4 │ │ │ │ addlt r4, r5, ip, lsl #12 │ │ │ │ ldrtge pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0x53a9f50d │ │ │ │ @ instruction: 0x51a8f50d │ │ │ │ tstcc ip, r8, lsl r3 │ │ │ │ @ instruction: 0xf50d920a │ │ │ │ @@ -174359,15 +174331,15 @@ │ │ │ │ ldmdavs lr, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr} │ │ │ │ @ instruction: 0xf8df44fa │ │ │ │ ldrbtmi r3, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ ldmpl r3, {r0, r2, r9, sl, lr}^ │ │ │ │ ldmdavs fp, {r9, sp} │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ ldmdavs r3!, {r8, r9} │ │ │ │ - blcs 127940 <__read_chk@plt+0xc256c> │ │ │ │ + blcs 1278d0 <__read_chk@plt+0xc24fc> │ │ │ │ bichi pc, sp, r0 │ │ │ │ strbpl pc, [r0, #-1280] @ 0xfffffb00 @ │ │ │ │ movwls sl, #31508 @ 0x7b14 │ │ │ │ @ instruction: 0xf1a84bfe │ │ │ │ @ instruction: 0xf8df0608 │ │ │ │ andcs ip, r1, #248, 6 @ 0xe0000003 │ │ │ │ strbne pc, [r0, #2261] @ 0x8d5 @ │ │ │ │ @@ -174377,132 +174349,132 @@ │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ strbvc pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ movweq pc, #4673 @ 0x1241 @ │ │ │ │ stmib sp, {r3, r4, r5, r7, fp, sp, lr}^ │ │ │ │ ldrmi r1, [r9], -r1 │ │ │ │ @ instruction: 0xf8cd4630 │ │ │ │ @ instruction: 0xf755c000 │ │ │ │ - ldmibmi r2!, {r2, r3, r4, r8, r9, fp, sp, lr, pc}^ │ │ │ │ + ldmibmi r2!, {r2, r4, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8884630 │ │ │ │ ldrbtmi r9, [r9], #-4088 @ 0xfffff008 │ │ │ │ - ldc 7, cr15, [r4, #336] @ 0x150 │ │ │ │ + stcl 7, cr15, [ip, #336] @ 0x150 │ │ │ │ orrslt r4, r8, r6, lsl #12 │ │ │ │ strbmi r4, [sl], -lr, ror #23 │ │ │ │ ldrbtmi r4, [fp], #-1609 @ 0xfffff9b7 │ │ │ │ - ldcl 7, cr15, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + stc 7, cr15, [ip, #336]! @ 0x150 │ │ │ │ ldrtmi r4, [r0], -r1, lsl #13 │ │ │ │ svceq 0x0000f1b9 │ │ │ │ @ instruction: 0x81b7f000 │ │ │ │ @ instruction: 0xf8c52301 │ │ │ │ - @ instruction: 0xf75435b4 │ │ │ │ - @ instruction: 0x4648efde │ │ │ │ - stcl 7, cr15, [r8, #-336] @ 0xfffffeb0 │ │ │ │ + @ instruction: 0xf75535b4 │ │ │ │ + @ instruction: 0x4648e816 │ │ │ │ + stc 7, cr15, [r0, #336] @ 0x150 │ │ │ │ @ instruction: 0xf7556838 │ │ │ │ - ldmvs r9!, {r2, r4, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ - blx ff0cbbfe <__read_chk@plt+0xff06682a> │ │ │ │ + ldmvs r9!, {r2, r3, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ + blx ff0cbb8e <__read_chk@plt+0xff0667ba> │ │ │ │ addne pc, r0, #13959168 @ 0xd50000 │ │ │ │ strmi r9, [r6], -r7, lsl #22 │ │ │ │ @ instruction: 0xf8c5272d │ │ │ │ @ instruction: 0xf1a305d0 │ │ │ │ movwcs r0, #529 @ 0x211 │ │ │ │ orrs fp, pc, r1, lsr r9 @ │ │ │ │ @ instruction: 0xf8023301 │ │ │ │ - blcs ff32f508 <__read_chk@plt+0xff2ca134> │ │ │ │ + blcs ff32f498 <__read_chk@plt+0xff2ca0c4> │ │ │ │ @ instruction: 0x81a1f000 │ │ │ │ addsmi r6, r8, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xf5a8d8f6 │ │ │ │ @ instruction: 0x4620629a │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrbpl r9, [r1], #520 @ 0x208 │ │ │ │ - blx acd71a <__read_chk@plt+0xa68346> │ │ │ │ - blls 2e99c0 <__read_chk@plt+0x2845ec> │ │ │ │ + blx acd6aa <__read_chk@plt+0xa682d6> │ │ │ │ + blls 2e9950 <__read_chk@plt+0x28457c> │ │ │ │ ldmdbeq r0, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46486abb │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f362bb │ │ │ │ - rsbsvs pc, r8, r7, asr #25 │ │ │ │ + rsbsvs pc, r8, pc, ror #24 │ │ │ │ @ instruction: 0xf77e4620 │ │ │ │ stmdavs r7!, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andcs r4, r5, #3325952 @ 0x32c000 │ │ │ │ - bvs fefd7948 <__read_chk@plt+0xfef72574> │ │ │ │ + bvs fefd78d8 <__read_chk@plt+0xfef72504> │ │ │ │ @ instruction: 0xf0434479 │ │ │ │ adcsvs r0, fp, #134217728 @ 0x8000000 │ │ │ │ - stmia ip!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmia r4!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0f36827 │ │ │ │ - ldrhtvs pc, [r8], #-197 @ 0xffffff3b @ │ │ │ │ + rsbsvs pc, r8, sp, asr ip @ │ │ │ │ @ instruction: 0xf77e4620 │ │ │ │ stmdavs r7!, {r0, r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bvs fefe1288 <__read_chk@plt+0xfef7beb4> │ │ │ │ + bvs fefe1218 <__read_chk@plt+0xfef7be44> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f362bb │ │ │ │ - rsbsvs pc, r8, r9, lsr #25 │ │ │ │ + rsbsvs pc, r8, r1, asr ip @ │ │ │ │ @ instruction: 0xf77e4620 │ │ │ │ stmdavs r2!, {r0, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ ldmdavs r0!, {r2, r3, r4, r8, pc} │ │ │ │ ldrbpl pc, [r6, -r5, asr #4] @ │ │ │ │ ldrbpl pc, [r5, -r5, asr #5] @ │ │ │ │ - b fe5cd6ec <__read_chk@plt+0xfe568318> │ │ │ │ + b ff3cd67c <__read_chk@plt+0xff3682a8> │ │ │ │ addcc pc, r0, #13959168 @ 0xd50000 │ │ │ │ - blmi ff64c440 <__read_chk@plt+0xff5e706c> │ │ │ │ + blmi ff64c3d0 <__read_chk@plt+0xff5e6ffc> │ │ │ │ ldmdavs fp, {r2, r7, r9, sl, lr}^ │ │ │ │ - blx fe2f45de <__read_chk@plt+0xfe28f20a> │ │ │ │ + blx fe2f456e <__read_chk@plt+0xfe28f19a> │ │ │ │ andcs r2, r3, #786432 @ 0xc0000 │ │ │ │ strbvc lr, [r3, r7, lsr #23]! │ │ │ │ adcsmi r9, r8, #7168 @ 0x1c00 │ │ │ │ tstpeq r4, r3, lsr #3 @ p-variant is OBSOLETE │ │ │ │ uqasxmi fp, r7, r8 │ │ │ │ vst1.8 {d20-d22}, [pc], r8 │ │ │ │ - blge 11a7fc4 <__read_chk@plt+0x1142bf0> │ │ │ │ + blge 11a7f54 <__read_chk@plt+0x1142b80> │ │ │ │ @ instruction: 0xf8cb9009 │ │ │ │ movwls r3, #45056 @ 0xb000 │ │ │ │ ldrtmi fp, [fp], -ip, lsr #30 │ │ │ │ movwls r4, #50787 @ 0xc663 │ │ │ │ mcr2 7, 7, pc, cr6, cr15, {7} @ │ │ │ │ ldrdeq pc, [r0], -fp │ │ │ │ - b 1ccd734 <__read_chk@plt+0x1c68360> │ │ │ │ + b feacd6c4 <__read_chk@plt+0xfea682f0> │ │ │ │ svcls 0x0009463a │ │ │ │ orrvs pc, r0, r0, asr #11 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ @ instruction: 0xf8dbfedb │ │ │ │ @ instruction: 0xf7550000 │ │ │ │ - andcs lr, sl, #100, 20 @ 0x64000 │ │ │ │ + andcs lr, sl, #156, 20 @ 0x9c000 │ │ │ │ orrvs pc, r0, r0, asr #11 │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ @ instruction: 0xf8dbfed1 │ │ │ │ ldrtmi r2, [r8], -r0 │ │ │ │ andcc r2, r1, #32, 2 │ │ │ │ stcne 8, cr15, [r1], {34} @ 0x22 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ andcs pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf7ff220a │ │ │ │ ldrtmi pc, [r8], -r3, asr #29 @ │ │ │ │ movwne lr, #51677 @ 0xc9dd │ │ │ │ @ instruction: 0xf8db1a5a │ │ │ │ - bcc 7dba2c <__read_chk@plt+0x776658> │ │ │ │ + bcc 7db9bc <__read_chk@plt+0x7765e8> │ │ │ │ movwcc r2, #4384 @ 0x1120 │ │ │ │ stcne 8, cr15, [r1], {35} @ 0x23 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ mrc2 7, 5, pc, cr2, cr15, {7} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ andsvc r4, r9, r0, lsr #12 │ │ │ │ - blx fe4cd848 <__read_chk@plt+0xfe468474> │ │ │ │ + blx fe4cd7d8 <__read_chk@plt+0xfe468404> │ │ │ │ ldrdgt pc, [r0], -r4 │ │ │ │ andcs r4, r5, #2211840 @ 0x21c000 │ │ │ │ @ instruction: 0xf8dc2000 │ │ │ │ ldrbtmi r3, [r9], #-40 @ 0xffffffd8 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, ip, asr #17 │ │ │ │ - stmda r0!, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmda r8, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ - stc2 0, cr15, [r8], #-972 @ 0xfffffc34 │ │ │ │ + blx ff54bdd2 <__read_chk@plt+0xff4e69fe> │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf77e4620 │ │ │ │ stmdavs r3!, {r0, r1, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ tstcs r3, sp, ror sl │ │ │ │ andcs r9, r0, r8, lsl #30 │ │ │ │ ldmdbmi ip!, {r0, r3, r4, r6, r7, r8, r9, sp, lr}^ │ │ │ │ andlt pc, r2, sl, asr r8 @ │ │ │ │ @@ -174510,52 +174482,52 @@ │ │ │ │ eorlt pc, r0, r3, asr #17 │ │ │ │ ldmdbmi sl!, {r0, r3, r4, r7, r8, sp, lr}^ │ │ │ │ andcs pc, r2, sl, asr r8 @ │ │ │ │ ldrbtmi r6, [r9], #-474 @ 0xfffffe26 │ │ │ │ @ instruction: 0xf04f2205 │ │ │ │ adcshi r0, fp, r0, lsr #6 │ │ │ │ nopcc {79} @ 0x4f │ │ │ │ - @ instruction: 0xf754603b │ │ │ │ - blls 30baa8 <__read_chk@plt+0x2a66d4> │ │ │ │ + @ instruction: 0xf755603b │ │ │ │ + blls 309b18 <__read_chk@plt+0x2a4744> │ │ │ │ sbccs r4, r2, #1048576 @ 0x100000 │ │ │ │ andeq pc, fp, r3, lsr #3 │ │ │ │ - b ffe4d818 <__read_chk@plt+0xffde8444> │ │ │ │ + bl c4d7a8 <__read_chk@plt+0xbe83d4> │ │ │ │ @ instruction: 0xf7554648 │ │ │ │ - @ instruction: 0x4603e9fa │ │ │ │ + @ instruction: 0x4603ea32 │ │ │ │ addeq pc, r0, #13959168 @ 0xd50000 │ │ │ │ andeq lr, r3, #9216 @ 0x2400 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r1, {r0, r1, r3, r7, pc}^ │ │ │ │ stmdble r7, {r0, r3, r4, r7, r9, lr} │ │ │ │ msreq CPSR_, pc, asr #32 │ │ │ │ - blne 18daf0 <__read_chk@plt+0x12871c> │ │ │ │ + blne 18da80 <__read_chk@plt+0x1286ac> │ │ │ │ stmdavs r1, {r0, r8, r9, ip, sp}^ │ │ │ │ ldmle r7!, {r0, r3, r4, r7, r9, lr}^ │ │ │ │ ldmvs sl, {r3, r5, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ strcs r4, [r0, -r8, asr #12] │ │ │ │ andvc pc, r3, r8, lsl #16 │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ - blx ff94bed2 <__read_chk@plt+0xff8e6afe> │ │ │ │ + blx fe34be62 <__read_chk@plt+0xfe2e6a8e> │ │ │ │ stmdavs r3!, {r1, r3, r9, fp, ip, pc} │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ andsvs r4, r3, r0, lsr #12 │ │ │ │ - blx c4d90c <__read_chk@plt+0xbe8538> │ │ │ │ + blx c4d89c <__read_chk@plt+0xbe84c8> │ │ │ │ strtmi r6, [r0], -r2, lsr #16 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ - blx a4d91c <__read_chk@plt+0x9e8548> │ │ │ │ + blx a4d8ac <__read_chk@plt+0x9e84d8> │ │ │ │ ldrdgt pc, [r0], -r4 │ │ │ │ andcs r4, r5, #1425408 @ 0x15c000 │ │ │ │ @ instruction: 0xf8dc4638 │ │ │ │ ldrbtmi r3, [r9], #-40 @ 0xffffffd8 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, ip, asr #17 │ │ │ │ - svc 0x00b6f754 │ │ │ │ + svc 0x00eef754 │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ - blx ff0cbf16 <__read_chk@plt+0xff066b42> │ │ │ │ + blx 1acbea6 <__read_chk@plt+0x1a66ad2> │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf77e4620 │ │ │ │ @ instruction: 0xf8d5fa0d │ │ │ │ stmdavs r0!, {r2, r4, r5, r7, r8, sl, ip, sp} │ │ │ │ strvs r4, [r7], #-2636 @ 0xfffff5b4 │ │ │ │ @ instruction: 0xf8c0447a │ │ │ │ orrvs fp, r2, r0, lsr #32 │ │ │ │ @@ -174563,86 +174535,86 @@ │ │ │ │ subsle r2, sl, r0, lsl #22 │ │ │ │ @ instruction: 0xf85a4b48 │ │ │ │ bicvs r3, r3, r3 │ │ │ │ ldmdavs r1!, {r8, sl, sp} │ │ │ │ @ instruction: 0xf8403044 │ │ │ │ @ instruction: 0xf44f5c30 │ │ │ │ @ instruction: 0xf7556280 │ │ │ │ - stmdavs r3!, {r2, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r2, r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ strbpl pc, [r3], #-2179 @ 0xfffff77d @ │ │ │ │ - blcs 12abfc <__read_chk@plt+0xc5828> │ │ │ │ + blcs 12ab8c <__read_chk@plt+0xc57b8> │ │ │ │ svcmi 0x0040d04b │ │ │ │ ldmibvs r3!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ movwls r2, #20993 @ 0x5201 │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ andls r6, r4, r0, ror r9 │ │ │ │ ldmdbvs r5!, {r3, r6, r9, sl, lr} │ │ │ │ ldmdavs r5!, {r0, r1, r8, sl, ip, pc} │ │ │ │ strvc lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ strls r9, [r0, #-3339] @ 0xfffff2f5 │ │ │ │ - stmib lr, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ strbmi r6, [r8], -r4, lsr #16 │ │ │ │ - blx fe1cbf8e <__read_chk@plt+0xfe166bba> │ │ │ │ - bmi e67d44 <__read_chk@plt+0xe02970> │ │ │ │ + blx bcbf1e <__read_chk@plt+0xb66b4a> │ │ │ │ + bmi e67cd4 <__read_chk@plt+0xe02900> │ │ │ │ @ instruction: 0x51a8f50d │ │ │ │ tstcc ip, r4, lsr #22 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ teqle r8, r0, lsl #6 │ │ │ │ stcpl 5, cr15, [r8, #52]! @ 0x34 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ movwcc r8, #8176 @ 0x1ff0 │ │ │ │ msreq CPSR_, pc, asr #32 │ │ │ │ - blne 18dbf8 <__read_chk@plt+0x128824> │ │ │ │ + blne 18db88 <__read_chk@plt+0x1287b4> │ │ │ │ mvnsle r2, r7, asr #23 │ │ │ │ @ instruction: 0xf10de77c │ │ │ │ - blge 6120dc <__read_chk@plt+0x5acd08> │ │ │ │ + blge 61206c <__read_chk@plt+0x5acc98> │ │ │ │ movwls r4, #30280 @ 0x7648 │ │ │ │ @ instruction: 0xf9c4f0c9 │ │ │ │ - blcs 129cf4 <__read_chk@plt+0xc4920> │ │ │ │ + blcs 129c84 <__read_chk@plt+0xc48b0> │ │ │ │ @ instruction: 0xf505d0db │ │ │ │ @ instruction: 0xf8d55540 │ │ │ │ cmnlt sl, r4, asr #11 │ │ │ │ @ instruction: 0xf0c74648 │ │ │ │ ldmdavs r3!, {r0, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ eorsvs r3, r3, r1, lsl #6 │ │ │ │ - blmi 8c94a4 <__read_chk@plt+0x8640d0> │ │ │ │ + blmi 8c9434 <__read_chk@plt+0x864060> │ │ │ │ andcc pc, r3, sl, asr r8 @ │ │ │ │ svcmi 0x001de7a3 │ │ │ │ @ instruction: 0xe7b2447f │ │ │ │ strbcc pc, [r4, #2245] @ 0x8c5 @ │ │ │ │ @ instruction: 0xf754e7f1 │ │ │ │ - strb lr, [sp], -sl, lsr #28 │ │ │ │ + strb lr, [sp], -r2, ror #28 │ │ │ │ @ instruction: 0x212d460b │ │ │ │ @ instruction: 0xf8023301 │ │ │ │ - blcs ff31784c <__read_chk@plt+0xff2b2478> │ │ │ │ + blcs ff3177dc <__read_chk@plt+0xff2b2408> │ │ │ │ biccs sp, r8, #-2147483586 @ 0x8000003e │ │ │ │ @ instruction: 0xf754e65f │ │ │ │ - svclt 0x0000eeb6 │ │ │ │ - eorseq pc, r0, r8, asr #32 │ │ │ │ - eorseq pc, r0, r2, asr #32 │ │ │ │ + svclt 0x0000eeee │ │ │ │ + ldrhteq pc, [r0], -r8 @ │ │ │ │ + ldrhteq pc, [r0], -r2 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r6, r5, r4, asr #23 │ │ │ │ - andseq r1, r6, r6, lsr #21 │ │ │ │ - eoreq ip, r9, sl, lsl #1 │ │ │ │ - @ instruction: 0x00156bd4 │ │ │ │ - @ instruction: 0x00156afe │ │ │ │ + @ instruction: 0x00156ad8 │ │ │ │ + @ instruction: 0x001619ba │ │ │ │ + eoreq fp, r9, lr, lsl #31 │ │ │ │ + andseq r6, r5, r8, ror #21 │ │ │ │ + andseq r6, r5, r2, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0xfffff65b │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00156ada │ │ │ │ - andseq r6, r5, r2, ror sl │ │ │ │ + andseq r6, r5, lr, ror #19 │ │ │ │ + andseq r6, r5, r6, lsl #19 │ │ │ │ @ instruction: 0xfffff591 │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ - @ instruction: 0x00160ad8 │ │ │ │ - ldrhteq lr, [r0], -r8 │ │ │ │ + andseq r0, r6, ip, ror #19 │ │ │ │ + eorseq lr, r0, r8, lsr #26 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - andseq r7, r4, r8, ror #6 │ │ │ │ + andseq r7, r4, ip, ror r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0090f8cc │ │ │ │ addslt r4, r3, r0, asr #20 │ │ │ │ strcs r4, [r0], #-2880 @ 0xfffff4c0 │ │ │ │ stmdbmi r0, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @@ -174650,79 +174622,79 @@ │ │ │ │ andcs r4, r9, r9, ror r4 │ │ │ │ @ instruction: 0xf50658d3 │ │ │ │ @ instruction: 0xf10d5540 │ │ │ │ @ instruction: 0xf10d0a2c │ │ │ │ ldmdavs fp, {r3, r5, r8, fp} │ │ │ │ @ instruction: 0xf04f9311 │ │ │ │ @ instruction: 0xf0d30300 │ │ │ │ - blmi f4e240 <__read_chk@plt+0xee8e6c> │ │ │ │ + blmi f4e070 <__read_chk@plt+0xee8c9c> │ │ │ │ eorsvs r2, r4, sl │ │ │ │ stmdaeq r4!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ @ instruction: 0xf8c54b35 │ │ │ │ ldrbtmi r4, [fp], #-1460 @ 0xfffffa4c │ │ │ │ movwls r9, #25863 @ 0x6507 │ │ │ │ stmdbls r5, {r0, r2, r3, r4, sp, lr, pc} │ │ │ │ svcls 0x000b2205 │ │ │ │ stcge 0, cr2, [ip, #-0] │ │ │ │ stmib sp, {r2, r3, sl, ip, pc}^ │ │ │ │ stmib sp, {r0, r2, r3, sl, lr}^ │ │ │ │ @ instruction: 0xf754440f │ │ │ │ - stmdbls r6, {r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r6, {r2, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ strmi r2, [r3], r5, lsl #4 │ │ │ │ @ instruction: 0xf7542000 │ │ │ │ - ldrbmi lr, [fp], -r6, asr #29 │ │ │ │ + @ instruction: 0x465beefe │ │ │ │ ldrtmi r4, [sl], -r4, lsl #13 │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ - blx 1fcdb30 <__read_chk@plt+0x1f6875c> │ │ │ │ + blx 1fcdac0 <__read_chk@plt+0x1f686ec> │ │ │ │ stmdacs sl, {r3, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ svclt 0x00b84652 │ │ │ │ strbmi r2, [r9], -sl │ │ │ │ movweq pc, #41376 @ 0xa1a0 @ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7ff440a │ │ │ │ stmdals sl, {r0, r1, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ bicsle r2, r0, r0, lsl #16 │ │ │ │ andcs r9, r5, #448 @ 0x1c0 │ │ │ │ @ instruction: 0xf895491a │ │ │ │ ldrbtmi r3, [r9], #-244 @ 0xffffff0c │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr12, cr4, {2} │ │ │ │ + mrc 7, 6, APSR_nzcv, cr4, cr4, {2} │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r2, r4, r1, lsl #2 │ │ │ │ ldc2l 7, cr15, [lr, #-972]! @ 0xfffffc34 │ │ │ │ - blmi 4a25d0 <__read_chk@plt+0x43d1fc> │ │ │ │ + blmi 4a2560 <__read_chk@plt+0x43d18c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 569df4 <__read_chk@plt+0x504a20> │ │ │ │ + blls 569d84 <__read_chk@plt+0x5049b0> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ pop {r0, r1, r4, ip, sp, pc} │ │ │ │ stcls 15, cr8, [r7, #-960] @ 0xfffffc40 │ │ │ │ smlalscc pc, r4, r5, r8 @ │ │ │ │ ldreq pc, [r4, #2245]! @ 0x8c5 │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r5, lsl #17 │ │ │ │ stc2l 0, cr15, [r4, #-804] @ 0xfffffcdc │ │ │ │ @ instruction: 0xf754e7e6 │ │ │ │ - svclt 0x0000ee04 │ │ │ │ - eorseq lr, r0, r8, asr #23 │ │ │ │ + svclt 0x0000ee3c │ │ │ │ + eorseq lr, r0, r8, lsr ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r6, r5, r4, lsl #18 │ │ │ │ - andseq r6, r5, ip, lsr r9 │ │ │ │ - eoreq r9, r7, lr, asr r7 │ │ │ │ - andseq r6, r5, r6, lsl #17 │ │ │ │ - eorseq lr, r0, r0, lsl #22 │ │ │ │ + andseq r6, r5, r8, lsl r8 │ │ │ │ + andseq r6, r5, r0, asr r8 │ │ │ │ + eoreq r9, r7, r2, ror r6 │ │ │ │ + mulseq r5, sl, r7 │ │ │ │ + eorseq lr, r0, r0, ror fp │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - beq ff34e114 <__read_chk@plt+0xff2e8d40> │ │ │ │ + beq ff34e0a4 <__read_chk@plt+0xff2e8cd0> │ │ │ │ ldcpl 2, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ @ instruction: 0x468135bc │ │ │ │ ldrvs pc, [r8, #2271]! @ 0x8df │ │ │ │ andls r4, fp, #13631488 @ 0xd00000 │ │ │ │ ldrcs pc, [r4, #2271]! @ 0x8df │ │ │ │ ldrbtmi r4, [sl], #-1150 @ 0xfffffb82 │ │ │ │ @@ -174743,56 +174715,56 @@ │ │ │ │ tstlt r3, r0 │ │ │ │ @ instruction: 0x079b7b1b │ │ │ │ strtmi sp, [r1], -r3, lsl #10 │ │ │ │ @ instruction: 0xf0ca4658 │ │ │ │ @ instruction: 0xf509f807 │ │ │ │ @ instruction: 0xf10d5940 │ │ │ │ @ instruction: 0xf8d90843 │ │ │ │ - bcs 118858 <__read_chk@plt+0xb3484> │ │ │ │ + bcs 1187e8 <__read_chk@plt+0xb3414> │ │ │ │ addhi pc, fp, #0 │ │ │ │ movwcs r4, #1600 @ 0x640 │ │ │ │ and r2, r5, sp, lsr #14 │ │ │ │ @ instruction: 0xf8003301 │ │ │ │ - blcs ff32fa70 <__read_chk@plt+0xff2ca69c> │ │ │ │ + blcs ff32fa00 <__read_chk@plt+0xff2ca62c> │ │ │ │ addhi pc, r9, #0 │ │ │ │ addsmi r6, r9, #5308416 @ 0x510000 │ │ │ │ svcge 0x0011d8f6 │ │ │ │ @ instruction: 0xf04f4628 │ │ │ │ @ instruction: 0xf8070a00 │ │ │ │ @ instruction: 0xf77ea003 │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ movwls r4, #26168 @ 0x6638 │ │ │ │ @ instruction: 0xf0426a9a │ │ │ │ addsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ - blx 6cc264 <__read_chk@plt+0x666e90> │ │ │ │ + @ instruction: 0xf9bef0f3 │ │ │ │ subsvs r9, r8, r6, lsl #22 │ │ │ │ @ instruction: 0xf8df4628 │ │ │ │ ldmpl r2!, {r3, r4, r8, sl, ip, sp}^ │ │ │ │ bicsvs r6, sl, fp, lsr #16 │ │ │ │ @ instruction: 0xf860f77e │ │ │ │ ldrdgt pc, [r0], -r5 │ │ │ │ strne pc, [r8, #-2271] @ 0xfffff721 │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrdcc pc, [r8], -ip @ │ │ │ │ @ instruction: 0xf0434479 │ │ │ │ @ instruction: 0xf8cc0302 │ │ │ │ @ instruction: 0xf7543028 │ │ │ │ - @ instruction: 0x4603edf2 │ │ │ │ + strmi lr, [r3], -sl, lsr #28 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ stccs 1, cr8, [r1], {251} @ 0xfb │ │ │ │ eorshi pc, fp, #0 │ │ │ │ @ instruction: 0xf0002c02 │ │ │ │ @ instruction: 0xf8df8241 │ │ │ │ ldrbtmi r0, [r8], #-1248 @ 0xfffffb20 │ │ │ │ smlabtcs r1, r8, r2, r2 │ │ │ │ ldrtmi r9, [r8], -r0 │ │ │ │ - ldmdb r6, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d54638 │ │ │ │ @ instruction: 0xf0f3a000 │ │ │ │ - @ instruction: 0xf8d9f9e5 │ │ │ │ + @ instruction: 0xf8d9f98d │ │ │ │ movwcs r2, #640 @ 0x280 │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ ldmdblt r2!, {r0, r2, r3, r5, sp} │ │ │ │ movwcc lr, #4669 @ 0x123d │ │ │ │ svceq 0x0001f808 │ │ │ │ @ instruction: 0xf0002bc8 │ │ │ │ ldmdavs r1, {r0, r1, r2, r3, r4, r5, r9, pc}^ │ │ │ │ @@ -174801,127 +174773,127 @@ │ │ │ │ @ instruction: 0xf8070a00 │ │ │ │ @ instruction: 0xf77ea003 │ │ │ │ @ instruction: 0xf8d5f821 │ │ │ │ ldrtmi r8, [r8], -r0 │ │ │ │ ldrdcc pc, [r8], -r8 @ │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ - @ instruction: 0xf9c2f0f3 │ │ │ │ + @ instruction: 0xf96af0f3 │ │ │ │ andeq pc, r4, r8, asr #17 │ │ │ │ @ instruction: 0xf77e4628 │ │ │ │ stmdavs sl!, {r0, r4, fp, ip, sp, lr, pc} │ │ │ │ ldrdhi pc, [r0], -fp │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ bicshi pc, r6, r0 │ │ │ │ strbmi r4, [r4], -r3, lsr #12 │ │ │ │ stmdavs r0!, {r3, r4, r7, r9, sl, lr} │ │ │ │ @ instruction: 0xf754b120 │ │ │ │ - strmi lr, [r2, #4008] @ 0xfa8 │ │ │ │ + strmi lr, [r2, #4064] @ 0xfe0 │ │ │ │ @ instruction: 0x4682bf38 │ │ │ │ @ instruction: 0x2c0069e4 │ │ │ │ @ instruction: 0x4644d1f5 │ │ │ │ andsle r2, r2, r1, lsl #24 │ │ │ │ @ instruction: 0xf0402c00 │ │ │ │ @ instruction: 0xf8df81ae │ │ │ │ ldmpl r2!, {r2, r3, r5, sl, sp} │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ mrcvs 5, 6, r2, cr2, cr12, {5} │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ @ instruction: 0xf64f0952 │ │ │ │ - blx 5ac796 <__read_chk@plt+0x5473c2> │ │ │ │ + blx 5ac726 <__read_chk@plt+0x547352> │ │ │ │ @ instruction: 0xf8d9aa01 │ │ │ │ @ instruction: 0xf10d2280 │ │ │ │ vst2.16 {d16-d17}, [pc], r0 │ │ │ │ strbmi r6, [r0], -r0, lsl #3 │ │ │ │ vtst.8 q11, , │ │ │ │ vmov.i32 , #22016 @ 0x00005600 │ │ │ │ movwls r5, #25173 @ 0x6255 │ │ │ │ stmdbcs r3, {r1, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - bl feb587d4 <__read_chk@plt+0xfeaf3400> │ │ │ │ - blge 11ee758 <__read_chk@plt+0x1189384> │ │ │ │ + bl feb58764 <__read_chk@plt+0xfeaf3390> │ │ │ │ + blge 11ee6e8 <__read_chk@plt+0x1189314> │ │ │ │ movwls r4, #30161 @ 0x75d1 │ │ │ │ ldrbmi fp, [r1], r8, lsr #31 │ │ │ │ @ instruction: 0xf7ff9310 │ │ │ │ ldmdals r0, {r0, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - svc 0x006ef754 │ │ │ │ + svc 0x00a6f754 │ │ │ │ @ instruction: 0xf5c0464a │ │ │ │ strbmi r6, [r0], -r0, lsl #3 │ │ │ │ - blx ff84dfea <__read_chk@plt+0xff7e8c16> │ │ │ │ + blx ff84df7a <__read_chk@plt+0xff7e8ba6> │ │ │ │ @ instruction: 0xf7549810 │ │ │ │ - andcs lr, sl, #408 @ 0x198 │ │ │ │ + andcs lr, sl, #632 @ 0x278 │ │ │ │ orrvs pc, r0, r0, asr #11 │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ - bls 54ef4c <__read_chk@plt+0x4e9b78> │ │ │ │ + bls 54eedc <__read_chk@plt+0x4e9b08> │ │ │ │ strbmi r2, [r0], -r0, lsr #6 │ │ │ │ vst1.8 {d19-d22}, [pc], r1 │ │ │ │ @ instruction: 0xf8226180 │ │ │ │ andsls r3, r0, #256 @ 0x100 │ │ │ │ @ instruction: 0xf7ff220a │ │ │ │ ldmdbls r0, {r0, r1, r2, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ strbmi r9, [r0], -r6, lsl #22 │ │ │ │ - bl fe9dc424 <__read_chk@plt+0xfe977050> │ │ │ │ + bl fe9dc3b4 <__read_chk@plt+0xfe976fe0> │ │ │ │ @ instruction: 0x23200209 │ │ │ │ @ instruction: 0xf8213a1b │ │ │ │ tstls r0, r1, lsl #24 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ - blx fef4e032 <__read_chk@plt+0xfeee8c5e> │ │ │ │ + blx fef4dfc2 <__read_chk@plt+0xfeee8bee> │ │ │ │ @ instruction: 0xf04f9b10 │ │ │ │ @ instruction: 0xf8830900 │ │ │ │ @ instruction: 0xf8db9000 │ │ │ │ @ instruction: 0xf1b88000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi ff8b02c8 <__read_chk@plt+0xff84aef4> │ │ │ │ + blmi ff8b0258 <__read_chk@plt+0xff84ae84> │ │ │ │ strls r4, [r6, -r2, lsr #12] │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ ldrbtmi r4, [fp], #-3036 @ 0xfffff424 │ │ │ │ - blmi ff834c80 <__read_chk@plt+0xff7cf8ac> │ │ │ │ + blmi ff834c10 <__read_chk@plt+0xff7cf83c> │ │ │ │ movwls r4, #42107 @ 0xa47b │ │ │ │ movweq pc, #12708 @ 0x31a4 @ │ │ │ │ - blx fede1978 <__read_chk@plt+0xfed7c5a4> │ │ │ │ + blx fede1908 <__read_chk@plt+0xfed7c534> │ │ │ │ strtmi pc, [r8], r3, lsl #7 │ │ │ │ ldmdbeq fp, {r0, r2, r4, r9, sl, lr}^ │ │ │ │ - blls 3f4ca8 <__read_chk@plt+0x38f8d4> │ │ │ │ - beq 38af44 <__read_chk@plt+0x325b70> │ │ │ │ + blls 3f4c38 <__read_chk@plt+0x38f864> │ │ │ │ + beq 38aed4 <__read_chk@plt+0x325b00> │ │ │ │ svclt 0x00184633 │ │ │ │ - beq 18c1bc <__read_chk@plt+0x126de8> │ │ │ │ + beq 18c14c <__read_chk@plt+0x126d78> │ │ │ │ ldrmi r4, [r9], lr, asr #12 │ │ │ │ - blcs 12a114 <__read_chk@plt+0xc4d40> │ │ │ │ + blcs 12a0a4 <__read_chk@plt+0xc4cd0> │ │ │ │ @ instruction: 0x4640d07a │ │ │ │ @ instruction: 0xff6ef77d │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x46284631 │ │ │ │ @ instruction: 0xf0c763dd │ │ │ │ @ instruction: 0xf8d8fdbb │ │ │ │ - bls 31c0a4 <__read_chk@plt+0x2b6cd0> │ │ │ │ + bls 31c034 <__read_chk@plt+0x2b6c60> │ │ │ │ orrsvs r6, sl, r1, lsr #16 │ │ │ │ ldrvs r4, [r8], #-2761 @ 0xfffff537 │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ ldrsbvs r6, [lr, #-26] @ 0xffffffe6 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ - bmi ff2b030c <__read_chk@plt+0xff24af38> │ │ │ │ + bmi ff2b029c <__read_chk@plt+0xff24aec8> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ - bmi ff02892c <__read_chk@plt+0xfefc3558> │ │ │ │ + bmi ff0288bc <__read_chk@plt+0xfefc34e8> │ │ │ │ andcs pc, r2, r9, asr r8 @ │ │ │ │ @ instruction: 0xf5026812 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ mrcvs 5, 6, r2, cr2, cr12, {5} │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ cmplt sl, r2, asr r9 │ │ │ │ tstls ip, r8, lsl #12 │ │ │ │ - mcr 7, 7, pc, cr12, cr4, {2} @ │ │ │ │ + svc 0x0024f754 │ │ │ │ movwcs r9, #2316 @ 0x90c │ │ │ │ @ instruction: 0xf8004408 │ │ │ │ @ instruction: 0xf8d83c04 │ │ │ │ stmdavs r1!, {ip, sp} │ │ │ │ subeq pc, r4, r3, lsl #2 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - svc 0x00d6f754 │ │ │ │ + stmda lr, {r0, r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8832200 │ │ │ │ ldcvs 4, cr2, [fp], {67} @ 0x43 │ │ │ │ ldmib sp, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ svclt 0x00143209 │ │ │ │ @ instruction: 0x4694469c │ │ │ │ @ instruction: 0xf0002d02 │ │ │ │ @@ -174929,34 +174901,34 @@ │ │ │ │ movwls r2, #20993 @ 0x5201 │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ andls r6, r4, r0, ror #18 │ │ │ │ stmdbvs r7!, {r1, r2, fp, ip, pc} │ │ │ │ stmdavs r7!, {r0, r1, r8, r9, sl, ip, pc} │ │ │ │ strgt lr, [r1, -sp, asr #19] │ │ │ │ strls r9, [r0, -r7, lsl #30] │ │ │ │ - mcr 7, 6, pc, cr10, cr4, {2} @ │ │ │ │ + svc 0x0002f754 │ │ │ │ andle r2, ip, r1, lsl #26 │ │ │ │ cmnle r5, r0, lsl #26 │ │ │ │ @ instruction: 0xf8594b9a │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ - blcs 12bcc8 <__read_chk@plt+0xc68f4> │ │ │ │ + blcs 12bc58 <__read_chk@plt+0xc6884> │ │ │ │ @ instruction: 0xf8d8d05c │ │ │ │ stmdals r6, {ip, sp, pc} │ │ │ │ - @ instruction: 0xf8aef0f3 │ │ │ │ + @ instruction: 0xf856f0f3 │ │ │ │ ldrcc pc, [r8, #-2269]! @ 0xfffff723 │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ svclt 0x001442b3 │ │ │ │ @ instruction: 0xf00a2300 │ │ │ │ - blcs 110d80 <__read_chk@plt+0xab9ac> │ │ │ │ + blcs 110d10 <__read_chk@plt+0xab93c> │ │ │ │ @ instruction: 0x3601d155 │ │ │ │ @ instruction: 0x2c0069e4 │ │ │ │ svcge 0x007ef47f │ │ │ │ - blmi fe2e2bd8 <__read_chk@plt+0xfe27d804> │ │ │ │ + blmi fe2e2b68 <__read_chk@plt+0xfe27d794> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, lsl #10 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ rscshi pc, ip, r0, asr #32 │ │ │ │ ldcpl 2, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @@ -174971,150 +174943,150 @@ │ │ │ │ @ instruction: 0xf8d335bc │ │ │ │ ldrt r3, [r0], -ip, lsl #1 │ │ │ │ ldmpl r3!, {r3, r4, r5, r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ svcvs 0x009b35bc │ │ │ │ stccs 6, cr14, [r1, #-156] @ 0xffffff64 │ │ │ │ - bmi 2084290 <__read_chk@plt+0x201eebc> │ │ │ │ + bmi 2084220 <__read_chk@plt+0x201ee4c> │ │ │ │ @ instruction: 0xf8592d02 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ - bls 47fe54 <__read_chk@plt+0x41aa80> │ │ │ │ + bls 47fde4 <__read_chk@plt+0x41aa10> │ │ │ │ svcge 0x0071f47f │ │ │ │ @ instruction: 0xf8594a6e │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrcs pc, [ip, #2258]! @ 0x8d2 │ │ │ │ @ instruction: 0x2098f8d2 │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ @ instruction: 0xe7620952 │ │ │ │ @ instruction: 0xd1a22d03 │ │ │ │ ldrdlt pc, [r0], -r4 │ │ │ │ @ instruction: 0xf7544658 │ │ │ │ - eorcs lr, lr, #1248 @ 0x4e0 │ │ │ │ + eorcs lr, lr, #2144 @ 0x860 │ │ │ │ andcs pc, r0, fp, lsl #16 │ │ │ │ - blls 40a090 <__read_chk@plt+0x3a4cbc> │ │ │ │ - blcs 12a29c <__read_chk@plt+0xc4ec8> │ │ │ │ - bls 4048c8 <__read_chk@plt+0x39f4f4> │ │ │ │ + blls 40a020 <__read_chk@plt+0x3a4c4c> │ │ │ │ + blcs 12a22c <__read_chk@plt+0xc4e58> │ │ │ │ + bls 404858 <__read_chk@plt+0x39f484> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xe7a06013 │ │ │ │ @ instruction: 0xf1034a68 │ │ │ │ @ instruction: 0xf8590044 │ │ │ │ andsvs r2, sl, #2 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - svc 0x002ef754 │ │ │ │ + svc 0x0066f754 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8832200 │ │ │ │ ldcvs 4, cr2, [fp], {67} @ 0x43 │ │ │ │ eorsle r2, ip, r0, lsl #22 │ │ │ │ strtmi r6, [sl], -r3, lsr #19 │ │ │ │ biccs r9, r8, #335544320 @ 0x14000000 │ │ │ │ ldrsbgt pc, [r8, #-143]! @ 0xffffff71 @ │ │ │ │ tstls r4, r1, ror #18 │ │ │ │ stmdals r6, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ stmdbvs r7!, {r0, r3, r4, r9, sl, lr} │ │ │ │ stmdavs r7!, {r0, r1, r8, r9, sl, ip, pc} │ │ │ │ strgt lr, [r1, -sp, asr #19] │ │ │ │ strls r9, [r0, -r7, lsl #30] │ │ │ │ - mcr 7, 1, pc, cr6, cr4, {2} @ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr14, cr4, {2} │ │ │ │ stmibvs r3!, {r0, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ movwls r2, #20993 @ 0x5201 │ │ │ │ ldrmi r2, [r9], -r8, asr #7 │ │ │ │ andls r6, r4, r0, ror #18 │ │ │ │ stmdbvs r7!, {r1, r2, fp, ip, pc} │ │ │ │ stmdavs r7!, {r0, r1, r8, r9, sl, ip, pc}^ │ │ │ │ strgt lr, [r1, -sp, asr #19] │ │ │ │ strls r9, [r0, -r7, lsl #30] │ │ │ │ - mrc 7, 0, APSR_nzcv, cr4, cr4, {2} │ │ │ │ + mcr 7, 2, pc, cr12, cr4, {2} @ │ │ │ │ @ instruction: 0xf8594b41 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ ldrcc pc, [ip, #2259]! @ 0x8d3 │ │ │ │ @ instruction: 0x3098f8d3 │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ str sl, [r7, ip, asr #30]! │ │ │ │ andcs r4, r5, #1163264 @ 0x11c000 │ │ │ │ strtmi r9, [r0], -r6 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - blls 2cb288 <__read_chk@plt+0x265eb4> │ │ │ │ + blls 2cb2f8 <__read_chk@plt+0x265f24> │ │ │ │ @ instruction: 0xf8dfe604 │ │ │ │ ldrbtmi ip, [ip], #272 @ 0x110 │ │ │ │ stccs 7, cr14, [r2], {29} │ │ │ │ @ instruction: 0xf1a4d005 │ │ │ │ - blx fed90af8 <__read_chk@plt+0xfed2b724> │ │ │ │ + blx fed90a88 <__read_chk@plt+0xfed2b6b4> │ │ │ │ ldmdbeq r2, {r1, r7, r9, ip, sp, lr, pc}^ │ │ │ │ - bmi d49c48 <__read_chk@plt+0xce4874> │ │ │ │ + bmi d49bd8 <__read_chk@plt+0xce4804> │ │ │ │ ldmdavs r2, {r1, r4, r5, r7, fp, ip, lr} │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ ldrcs pc, [ip, #2258]! @ 0x8d2 │ │ │ │ @ instruction: 0x2098f8d2 │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ @ instruction: 0xe6480952 │ │ │ │ @ instruction: 0xf77d4628 │ │ │ │ stmdavs fp!, {r0, r2, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46404a36 │ │ │ │ bicsvs r4, ip, #884736 @ 0xd8000 │ │ │ │ orrsvs r4, r9, r9, ror r4 │ │ │ │ ldmpl r2!, {r0, r2, r4, r5, r8, fp, lr} │ │ │ │ ldrbtmi r6, [r9], #-474 @ 0xfffffe26 │ │ │ │ @ instruction: 0xf7542205 │ │ │ │ - stmdavs ip!, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ - @ instruction: 0xffc8f0f2 │ │ │ │ + stmdavs ip!, {r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xff70f0f2 │ │ │ │ rsbvs r9, r0, fp, lsl #22 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ ldmdavs fp, {r0, r2, r5, r8, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - bls 3fbfcc <__read_chk@plt+0x396bf8> │ │ │ │ + bls 3fbf5c <__read_chk@plt+0x396b88> │ │ │ │ andsvs r6, r3, fp, lsr #16 │ │ │ │ stmdbmi fp!, {r2, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ andls r2, r6, r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ - bl feb4e0ac <__read_chk@plt+0xfeae8cd8> │ │ │ │ + bl ff94e03c <__read_chk@plt+0xff8e8c68> │ │ │ │ strb r9, [r1, #2822] @ 0xb06 │ │ │ │ andcs r4, r5, #638976 @ 0x9c000 │ │ │ │ ldrbmi r9, [r0], -r6 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - blls 2cb1f0 <__read_chk@plt+0x265e1c> │ │ │ │ + blls 2cb260 <__read_chk@plt+0x265e8c> │ │ │ │ @ instruction: 0x4613e5b8 │ │ │ │ strbmi r2, [r2], -sp, lsr #2 │ │ │ │ @ instruction: 0xf8023301 │ │ │ │ - blcs ff317f84 <__read_chk@plt+0xff2b2bb0> │ │ │ │ + blcs ff317f14 <__read_chk@plt+0xff2b2b40> │ │ │ │ biccs sp, r8, #-2147483586 @ 0x8000003e │ │ │ │ @ instruction: 0x4613e577 │ │ │ │ movwcc r2, #4653 @ 0x122d │ │ │ │ svccs 0x0001f808 │ │ │ │ mvnsle r2, r8, asr #23 │ │ │ │ strb r2, [r1, #968] @ 0x3c8 │ │ │ │ - bl 54e0ec <__read_chk@plt+0x4e8d18> │ │ │ │ - bleq 104c7d4 <__read_chk@plt+0xfe7400> │ │ │ │ + bl 134e07c <__read_chk@plt+0x12e8ca8> │ │ │ │ + bleq 104c764 <__read_chk@plt+0xfe7390> │ │ │ │ @ instruction: 0xf8cb2300 │ │ │ │ strb r3, [ip, #-0] │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq lr, r0, r8, lsl #21 │ │ │ │ - eorseq lr, r0, r6, lsl #21 │ │ │ │ + ldrshteq lr, [r0], -r8 │ │ │ │ + ldrshteq lr, [r0], -r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - mulseq r5, r4, r7 │ │ │ │ - andseq r6, r5, r2, ror #14 │ │ │ │ + andseq r6, r5, r8, lsr #13 │ │ │ │ + andseq r6, r5, r6, ror r6 │ │ │ │ @ instruction: 0xfffff09d │ │ │ │ - andseq r0, r6, r6, lsl r6 │ │ │ │ - andseq r6, r4, r8, lsr pc │ │ │ │ + andseq r0, r6, sl, lsr #10 │ │ │ │ + andseq r6, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ andeq r1, r0, r4, asr r6 │ │ │ │ - ldrshteq lr, [r0], -r8 │ │ │ │ + eorseq lr, r0, r8, ror #14 │ │ │ │ andeq r1, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x001603fc │ │ │ │ - eoreq r2, r9, ip, asr pc │ │ │ │ - @ instruction: 0x00146cb6 │ │ │ │ + andseq r0, r6, r0, lsl r3 │ │ │ │ + eoreq r2, r9, r0, ror #28 │ │ │ │ + andseq r6, r4, sl, asr #23 │ │ │ │ andeq r1, r0, r0, ror r6 │ │ │ │ @ instruction: 0xffffedd1 │ │ │ │ - andseq r6, r5, r2, ror #6 │ │ │ │ - andseq r6, r5, r2, lsl r3 │ │ │ │ - andseq r6, r5, r8, lsl #6 │ │ │ │ + andseq r6, r5, r6, ror r2 │ │ │ │ + andseq r6, r5, r6, lsr #4 │ │ │ │ + andseq r6, r5, ip, lsl r2 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a0f8cc │ │ │ │ addlt r4, pc, r6, asr #20 │ │ │ │ strmi r4, [r6], -r6, asr #22 │ │ │ │ sxtab16mi r4, r8, sl, ror #8 │ │ │ │ @@ -175122,103 +175094,103 @@ │ │ │ │ @ instruction: 0xf04f930d │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ stmdbcs r1, {r0, r2, r5, r6, ip, lr, pc} │ │ │ │ stmdbcs r2, {r0, r1, r4, r5, r6, ip, lr, pc} │ │ │ │ stmdbmi r0, {r0, r3, r5, r6, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - @ instruction: 0x4602eb36 │ │ │ │ + strmi lr, [r2], -lr, ror #22 │ │ │ │ andcs r4, r9, sp, lsr r9 │ │ │ │ strcs r2, [sl, #-1024] @ 0xfffffc00 │ │ │ │ @ instruction: 0xf10d4479 │ │ │ │ @ instruction: 0xf0d20a1c │ │ │ │ - blmi fcfacc <__read_chk@plt+0xf6a6f8> │ │ │ │ + blmi fcf8fc <__read_chk@plt+0xf6a528> │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrbtmi r6, [fp], #-52 @ 0xffffffcc │ │ │ │ - blmi f35074 <__read_chk@plt+0xecfca0> │ │ │ │ + blmi f35004 <__read_chk@plt+0xecfc30> │ │ │ │ movwls r4, #21627 @ 0x547b │ │ │ │ stmdbls r4, {r1, r2, r3, r4, sp, lr, pc} │ │ │ │ svcls 0x00072205 │ │ │ │ stcge 0, cr2, [r8, #-0] │ │ │ │ stmib sp, {r3, sl, ip, pc}^ │ │ │ │ stmib sp, {r0, r3, sl, lr}^ │ │ │ │ @ instruction: 0xf754440b │ │ │ │ - stmdbls r5, {r1, r2, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdbls r5, {r1, r2, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #137363456 @ 0x8300000 │ │ │ │ @ instruction: 0xf7542000 │ │ │ │ - @ instruction: 0x4629eb10 │ │ │ │ + strtmi lr, [r9], -r8, asr #22 │ │ │ │ ldrbmi r4, [fp], -r4, lsl #13 │ │ │ │ @ instruction: 0x4630463a │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ mcr2 7, 6, pc, cr4, cr13, {3} @ │ │ │ │ orrlt r4, r8, r5, lsl #12 │ │ │ │ strmi lr, [r6], #-2509 @ 0xfffff633 │ │ │ │ ldc2l 0, cr15, [r4], {200} @ 0xc8 │ │ │ │ strbmi r2, [r3], -sl, lsl #26 │ │ │ │ strcs fp, [sl, #-4024] @ 0xfffff048 │ │ │ │ stccc 6, cr4, [sl, #-328] @ 0xfffffeb8 │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ @ instruction: 0xf7ff9500 │ │ │ │ - blls 2cf6e4 <__read_chk@plt+0x26a310> │ │ │ │ + blls 2cf674 <__read_chk@plt+0x26a2a0> │ │ │ │ bicle r2, lr, r0, lsl #22 │ │ │ │ strbpl pc, [r0], -r6, lsl #10 @ │ │ │ │ smlalscc pc, r4, r6, r8 @ │ │ │ │ nopeq {67} @ 0x43 │ │ │ │ rscscc pc, r4, r6, lsl #17 │ │ │ │ @ instruction: 0xf9acf0c9 │ │ │ │ - blmi 622d48 <__read_chk@plt+0x5bd974> │ │ │ │ + blmi 622cd8 <__read_chk@plt+0x5bd904> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 46a554 <__read_chk@plt+0x405180> │ │ │ │ + blls 46a4e4 <__read_chk@plt+0x405110> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle sl, r0, lsl #6 │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ ldmdbmi r4, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strbmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - @ instruction: 0x4602ead4 │ │ │ │ + strmi lr, [r2], -ip, lsl #22 │ │ │ │ ldmdbmi r1, {r2, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - strmi lr, [r2], -ip, asr #21 │ │ │ │ + strmi lr, [r2], -r4, lsl #22 │ │ │ │ stmdbmi lr, {r2, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7544479 │ │ │ │ - strmi lr, [r2], -r4, asr #21 │ │ │ │ + @ instruction: 0x4602eafc │ │ │ │ @ instruction: 0xf754e78c │ │ │ │ - svclt 0x0000ea48 │ │ │ │ - eorseq lr, r0, r8, ror #8 │ │ │ │ + svclt 0x0000ea80 │ │ │ │ + ldrsbteq lr, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r6, r4, r8, asr #5 │ │ │ │ - andseq r6, r5, r4, ror r2 │ │ │ │ - andseq r6, r5, lr, ror r2 │ │ │ │ - strdeq r8, [r7], -r0 @ │ │ │ │ - eorseq lr, r0, r0, lsr #7 │ │ │ │ - andseq r5, r5, ip, ror #27 │ │ │ │ - andseq r6, r5, r0, ror #2 │ │ │ │ - @ instruction: 0x00155dd4 │ │ │ │ + @ instruction: 0x001461dc │ │ │ │ + andseq r6, r5, r8, lsl #3 │ │ │ │ + mulseq r5, r2, r1 │ │ │ │ + eoreq r8, r7, r4, lsl #30 │ │ │ │ + eorseq lr, r0, r0, lsl r4 │ │ │ │ + andseq r5, r5, r0, lsl #26 │ │ │ │ + andseq r6, r5, r4, ror r0 │ │ │ │ + andseq r5, r5, r8, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ - bl fec67760 <__read_chk@plt+0xfec0238c> │ │ │ │ + bl fec676f0 <__read_chk@plt+0xfec0231c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ vrecps.f32 q8, q8, q12 │ │ │ │ strbmi r2, [r1, #-3279]! @ 0xfffff331 │ │ │ │ vqadd.s8 d29, d0, d6 │ │ │ │ addmi r2, r1, #218 @ 0xda │ │ │ │ @ instruction: 0xf5b1d005 │ │ │ │ andle r7, r7, r3, lsr pc │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ ldrmi fp, [r8], -r8, lsl #26 │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ - blt feb4e374 <__read_chk@plt+0xfeae8fa0> │ │ │ │ + blt feb4e304 <__read_chk@plt+0xfeae8f30> │ │ │ │ andcs r6, r0, #1245184 @ 0x130000 │ │ │ │ - blvs ff721dd8 <__read_chk@plt+0xff6bca04> │ │ │ │ + blvs ff721d68 <__read_chk@plt+0xff6bc994> │ │ │ │ @ instruction: 0x4008e8bd │ │ │ │ - blt 1ecc8cc <__read_chk@plt+0x1e674f8> │ │ │ │ + blt 1ecc85c <__read_chk@plt+0x1e67488> │ │ │ │ ldmdbvs fp, {r0, r1, r4, fp, sp, lr}^ │ │ │ │ - blcs 3df1a8 <__read_chk@plt+0x379dd4> │ │ │ │ + blcs 3df138 <__read_chk@plt+0x379d64> │ │ │ │ andge sp, r2, #15335424 @ 0xea0000 │ │ │ │ eorcc pc, r3, r2, asr r8 @ │ │ │ │ @ instruction: 0x4710441a │ │ │ │ andeq r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ @@ -175226,149 +175198,149 @@ │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ @ instruction: 0xffffffcd │ │ │ │ @ instruction: 0xffffffcd │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ - blx 194e5e2 <__read_chk@plt+0x18e920e> │ │ │ │ + blx 194e572 <__read_chk@plt+0x18e919e> │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ cdp2 0, 0, cr15, cr10, cr10, {6} │ │ │ │ cmple r6, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r9], #-2345 @ 0xfffff6d7 │ │ │ │ @ instruction: 0xf7542205 │ │ │ │ - andcs lr, r3, #368640 @ 0x5a000 │ │ │ │ + andcs lr, r3, #598016 @ 0x92000 │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f32004 │ │ │ │ @ instruction: 0xe7edf93b │ │ │ │ cdp2 0, 5, cr15, cr0, cr9, {6} │ │ │ │ teqle ip, r0, lsl #16 │ │ │ │ ldrbtmi r4, [r9], #-2338 @ 0xfffff6de │ │ │ │ @ instruction: 0xf0c9e7ee │ │ │ │ - bllt 14ff60 <__read_chk@plt+0xeab8c> │ │ │ │ + bllt 14fef0 <__read_chk@plt+0xeab1c> │ │ │ │ ldrbtmi r4, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ @ instruction: 0xf0c9e7e8 │ │ │ │ - bllt 1b4ff44 <__read_chk@plt+0x1aeab70> │ │ │ │ + bllt 1b4fed4 <__read_chk@plt+0x1aeab00> │ │ │ │ ldrbtmi r4, [r9], #-2334 @ 0xfffff6e2 │ │ │ │ smlattcs r1, r2, r7, lr │ │ │ │ mcr2 7, 7, pc, cr8, cr15, {7} @ │ │ │ │ @ instruction: 0xf0cae7d6 │ │ │ │ stmiblt r8!, {r0, r1, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [r9], #-2330 @ 0xfffff6e6 │ │ │ │ @ instruction: 0xf0cae7d8 │ │ │ │ - bllt 74fddc <__read_chk@plt+0x6eaa08> │ │ │ │ + bllt 74fd6c <__read_chk@plt+0x6ea998> │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ ldrdcs lr, [r0, -r2] │ │ │ │ mrc2 7, 6, pc, cr8, cr15, {7} │ │ │ │ smlabtcs r2, r6, r7, lr │ │ │ │ mrc2 7, 6, pc, cr4, cr15, {7} │ │ │ │ ldmdbmi r4, {r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7542000 │ │ │ │ - andcs lr, r3, #139264 @ 0x22000 │ │ │ │ + andcs lr, r3, #368640 @ 0x5a000 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7f32004 │ │ │ │ ldr pc, [r5, r3, lsl #18]! │ │ │ │ ldrbtmi r4, [r9], #-2318 @ 0xfffff6f2 │ │ │ │ stmdbmi lr, {r0, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7ee4479 │ │ │ │ ldrbtmi r4, [r9], #-2317 @ 0xfffff6f3 │ │ │ │ stmdbmi sp, {r0, r1, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7e84479 │ │ │ │ ldrbtmi r4, [r9], #-2316 @ 0xfffff6f4 │ │ │ │ svclt 0x0000e7e5 │ │ │ │ - ldrsheq r6, [r5], -lr │ │ │ │ - andseq r6, r5, r2, lsr #2 │ │ │ │ - @ instruction: 0x001561f2 │ │ │ │ - andseq r6, r5, sl, ror r1 │ │ │ │ - andseq r6, r5, lr, lsr r1 │ │ │ │ - andseq r6, r5, r2, lsr #3 │ │ │ │ - ldrheq r6, [r5], -r8 │ │ │ │ - mulseq r5, lr, r0 │ │ │ │ - mulseq r5, r8, r0 │ │ │ │ - mulseq r5, r2, r0 │ │ │ │ - andseq r6, r5, ip, lsl #1 │ │ │ │ - andseq r6, r5, r6, lsl #1 │ │ │ │ + andseq r6, r5, r2, lsl r0 │ │ │ │ + andseq r6, r5, r6, lsr r0 │ │ │ │ + andseq r6, r5, r6, lsl #2 │ │ │ │ + andseq r6, r5, lr, lsl #1 │ │ │ │ + andseq r6, r5, r2, asr r0 │ │ │ │ + ldrheq r6, [r5], -r6 @ │ │ │ │ + andseq r5, r5, ip, asr #31 │ │ │ │ + @ instruction: 0x00155fb2 │ │ │ │ + andseq r5, r5, ip, lsr #31 │ │ │ │ + andseq r5, r5, r6, lsr #31 │ │ │ │ + andseq r5, r5, r0, lsr #31 │ │ │ │ + mulseq r5, sl, pc @ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ - bpl 114dadc <__read_chk@plt+0x10e8708> │ │ │ │ + bpl 114da6c <__read_chk@plt+0x10e8698> │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ @ instruction: 0xf8dab1c0 │ │ │ │ ldrbtmi r4, [fp], #1492 @ 0x5d4 │ │ │ │ stmdavs r3!, {r0, ip, pc} │ │ │ │ subsle r2, r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf04f460d │ │ │ │ and r0, sl, r0, lsl #16 │ │ │ │ ldrbcc pc, [r4, #2266] @ 0x8da @ │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ mulle sl, ip, r2 │ │ │ │ svccc 0x002cf854 │ │ │ │ - blcs 11db1c <__read_chk@plt+0xb8748> │ │ │ │ + blcs 11daac <__read_chk@plt+0xb86d8> │ │ │ │ stmdals r1, {r3, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fd4621 │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ - blmi 19c4ad4 <__read_chk@plt+0x195f700> │ │ │ │ + blmi 19c4a64 <__read_chk@plt+0x195f690> │ │ │ │ @ instruction: 0xf85b7922 │ │ │ │ ldreq r3, [r2], r3 │ │ │ │ strble r6, [r7, #-2075] @ 0xfffff7e5 │ │ │ │ - blcs 121fc8 <__read_chk@plt+0xbcbf4> │ │ │ │ + blcs 121f58 <__read_chk@plt+0xbcb84> │ │ │ │ stmdavs sl!, {r1, r3, r4, r5, r6, r8, ip, lr, pc} │ │ │ │ svccc 0x0014f857 │ │ │ │ - bcs 134f40 <__read_chk@plt+0xcfb6c> │ │ │ │ + bcs 134ed0 <__read_chk@plt+0xcfafc> │ │ │ │ cmnlt fp, sl, ror r0 │ │ │ │ @ instruction: 0xf1a21f1e │ │ │ │ @ instruction: 0xf8590904 │ │ │ │ @ instruction: 0xf8560f04 │ │ │ │ strbtmi ip, [r1], -r4, lsl #30 │ │ │ │ @ instruction: 0xf1bcb358 │ │ │ │ andle r0, r3, r0, lsl #30 │ │ │ │ - mrrc 7, 5, pc, lr, cr4 @ │ │ │ │ + ldc 7, cr15, [r6], {84} @ 0x54 │ │ │ │ rscsle r2, r2, r0, lsl #16 │ │ │ │ stmdaeq r1, {r3, r4, r8, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r0, r1, r2, r5, ip, lr, pc} │ │ │ │ rsble r2, ip, r0, lsl #22 │ │ │ │ @ instruction: 0xf06d4638 │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ - blcs 13537c <__read_chk@plt+0xcffa8> │ │ │ │ + blcs 13530c <__read_chk@plt+0xcff38> │ │ │ │ @ instruction: 0xf8dad165 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ addsmi r7, ip, #48, 6 @ 0xc0000000 │ │ │ │ andcs sp, r0, #52 @ 0x34 │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ - blx feb4c872 <__read_chk@plt+0xfeae749e> │ │ │ │ + blx feb4c802 <__read_chk@plt+0xfeae742e> │ │ │ │ stmdals r1, {r0, r5, r9, sl, lr} │ │ │ │ strcc r2, [r4, #-513] @ 0xfffffdff │ │ │ │ - blx fed4e594 <__read_chk@plt+0xfece91c0> │ │ │ │ + blx fed4e524 <__read_chk@plt+0xfece9150> │ │ │ │ svccc 0x002cf854 │ │ │ │ @ instruction: 0xd1b62b00 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf1bc8ff0 │ │ │ │ bicsle r0, r7, r0, lsl #30 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf04fd1d7 │ │ │ │ str r0, [r5, r0, lsl #16]! │ │ │ │ - bllt 7e2054 <__read_chk@plt+0x77cc80> │ │ │ │ + bllt 7e1fe4 <__read_chk@plt+0x77cc10> │ │ │ │ @ instruction: 0xf856682f │ │ │ │ @ instruction: 0xb3271f14 │ │ │ │ @ instruction: 0x4638b119 │ │ │ │ - stc 7, cr15, [r4], #-336 @ 0xfffffeb0 │ │ │ │ + mrrc 7, 5, pc, ip, cr4 @ │ │ │ │ ldmdavs r3!, {r6, r8, ip, sp, pc} │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4630b173 │ │ │ │ - blx cccb40 <__read_chk@plt+0xc6776c> │ │ │ │ + @ instruction: 0xf9d6f0d9 │ │ │ │ stmdblt pc, {r0, r1, r2, r3, r5, fp, sp, lr}^ @ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf04fd1c7 │ │ │ │ str r0, [fp, r0, lsl #16] │ │ │ │ @ instruction: 0xf0394620 │ │ │ │ bfi pc, r1, (invalid: 17:11) @ │ │ │ │ @ instruction: 0xf0f24638 │ │ │ │ - eorsvs pc, r0, r5, ror #26 │ │ │ │ + eorsvs pc, r0, sp, lsl #26 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xe7b8d0f1 │ │ │ │ @ instruction: 0xf856682f │ │ │ │ svccs 0x00001f1c │ │ │ │ stmdbcs r0, {r1, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ ldmdavs r3!, {r1, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @@ -175385,127 +175357,127 @@ │ │ │ │ mcrls 7, 0, lr, cr2, cr9, {4} │ │ │ │ movwlt r6, #47155 @ 0xb833 │ │ │ │ @ instruction: 0xf8562200 │ │ │ │ andcc r3, r1, #4, 30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ addseq r9, r3, r3, lsl #6 │ │ │ │ movwls r1, #11544 @ 0x2d18 │ │ │ │ - blx 1a4cbc6 <__read_chk@plt+0x19e77f2> │ │ │ │ + blx 44cb56 <__read_chk@plt+0x3e7782> │ │ │ │ strmi r9, [r6], -r3, lsl #22 │ │ │ │ @ instruction: 0x46996038 │ │ │ │ @ instruction: 0xf8516829 │ │ │ │ @ instruction: 0xf0f20009 │ │ │ │ - blls 1cfd18 <__read_chk@plt+0x16a944> │ │ │ │ + blls 1cfb48 <__read_chk@plt+0x16a774> │ │ │ │ andeq pc, r9, r6, asr #16 │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ strbmi r6, [fp, #-2110] @ 0xfffff7c2 │ │ │ │ @ instruction: 0x461ad1f2 │ │ │ │ movwcs r4, #1074 @ 0x432 │ │ │ │ @ instruction: 0xe7746013 │ │ │ │ @ instruction: 0xf0d92004 │ │ │ │ - strmi pc, [r2], -fp, asr #22 │ │ │ │ + @ instruction: 0x4602faf3 │ │ │ │ @ instruction: 0xe7f66038 │ │ │ │ stmdaeq r1, {r3, r4, r8, ip, sp, lr, pc} │ │ │ │ strb sp, [ip, r9, lsl #1] │ │ │ │ - mlaseq r0, lr, r1, lr │ │ │ │ + eorseq lr, r0, lr, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ addlt r4, r5, r7, lsl #12 │ │ │ │ stmdbpl r0, {r0, r1, r2, r8, sl, ip, sp, lr, pc}^ │ │ │ │ rsbsvc pc, r1, pc, asr #8 │ │ │ │ - blx d4cc2e <__read_chk@plt+0xce785a> │ │ │ │ + blx ff74cbbc <__read_chk@plt+0xff6e77e8> │ │ │ │ rsbsvc pc, r1, #1325400064 @ 0x4f000000 │ │ │ │ strmi r2, [r6], -r0, lsl #2 │ │ │ │ - ldc 7, cr15, [r2, #332]! @ 0x14c │ │ │ │ + stcl 7, cr15, [sl, #332]! @ 0x14c │ │ │ │ ldrbmi pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ ldrsbthi pc, [r8], #143 @ 0x8f @ │ │ │ │ ldrbtmi r6, [r8], #2083 @ 0x823 │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ ldrtmi r9, [r5], -r0, lsl #14 │ │ │ │ and r4, sl, r7, lsr r6 │ │ │ │ ldrbcc pc, [r4, #2265] @ 0x8d9 @ │ │ │ │ teqpvc r0, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ mulle sl, ip, r2 │ │ │ │ svccc 0x002cf854 │ │ │ │ - blcs 11dd10 <__read_chk@plt+0xb893c> │ │ │ │ + blcs 11dca0 <__read_chk@plt+0xb88cc> │ │ │ │ stmdals r0, {r0, r3, r6, ip, lr, pc} │ │ │ │ @ instruction: 0xf7fd4621 │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blmi dc4cc8 <__read_chk@plt+0xd5f8f4> │ │ │ │ + blmi dc4c58 <__read_chk@plt+0xd5f884> │ │ │ │ @ instruction: 0xf8587922 │ │ │ │ ldreq r3, [r2], r3 │ │ │ │ strble r6, [r1, #-2075] @ 0xfffff7e5 │ │ │ │ cmple r7, r0, lsl #22 │ │ │ │ @ instruction: 0xa014f8d4 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xf8dad0e6 │ │ │ │ cdpcs 0, 0, cr6, cr0, cr0, {0} │ │ │ │ ldrbmi sp, [r2], -r8, asr #32 │ │ │ │ @ instruction: 0xf8522300 │ │ │ │ movwcc r6, #7940 @ 0x1f04 │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ movwls r0, #4251 @ 0x109b │ │ │ │ - bleq 24cd54 <__read_chk@plt+0x1e7980> │ │ │ │ + bleq 24cce4 <__read_chk@plt+0x1e7910> │ │ │ │ @ instruction: 0xf0d94658 │ │ │ │ - ldrbmi pc, [sl], -sp, ror #21 @ │ │ │ │ + @ instruction: 0x465afa95 │ │ │ │ eorvs r4, r8, r1, lsr r6 │ │ │ │ - ldcl 7, cr15, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + stc 7, cr15, [r8, #332]! @ 0x14c │ │ │ │ @ instruction: 0xf1aa9b01 │ │ │ │ stmib sp, {r2, r9, sl}^ │ │ │ │ @ instruction: 0xf1a34702 │ │ │ │ ldrbmi r0, [r3], #2820 @ 0xb04 │ │ │ │ - beq 24d094 <__read_chk@plt+0x1e7cc0> │ │ │ │ - bl 3aaa2c <__read_chk@plt+0x345658> │ │ │ │ + beq 24d024 <__read_chk@plt+0x1e7c50> │ │ │ │ + bl 3aa9bc <__read_chk@plt+0x3455e8> │ │ │ │ @ instruction: 0xf8560406 │ │ │ │ @ instruction: 0xf0f20f04 │ │ │ │ - ldrbmi pc, [lr, #-3237] @ 0xfffff35b @ │ │ │ │ + ldrbmi pc, [lr, #-3149] @ 0xfffff3b3 @ │ │ │ │ mvnsle r5, r8, lsr r1 │ │ │ │ @ instruction: 0x4702e9dd │ │ │ │ stmdavs fp!, {r9, sp} │ │ │ │ stmdbls r1, {r2, r8, sl, ip, sp} │ │ │ │ @ instruction: 0xf854505a │ │ │ │ - blcs 120644 <__read_chk@plt+0xbb270> │ │ │ │ + blcs 1205d4 <__read_chk@plt+0xbb200> │ │ │ │ @ instruction: 0x463ed1b5 │ │ │ │ andlt r4, r5, r0, lsr r6 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmdbvs r0!, {r0, r1, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ adcle r2, r7, r0, lsl #16 │ │ │ │ - stc2 0, cr15, [ip], {242} @ 0xf2 │ │ │ │ + ldc2 0, cr15, [r4], #-968 @ 0xfffffc38 │ │ │ │ str r6, [r3, r8, lsr #32]! │ │ │ │ @ instruction: 0xa01cf8d4 │ │ │ │ svceq 0x0000f1ba │ │ │ │ @ instruction: 0xe7b6d09e │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xe7f1d09a │ │ │ │ @ instruction: 0xf0d92004 │ │ │ │ - strls pc, [r1], -pc, lsr #21 │ │ │ │ + @ instruction: 0x9601fa57 │ │ │ │ andvs r6, r6, r8, lsr #32 │ │ │ │ svclt 0x0000e7d8 │ │ │ │ - eorseq sp, r0, r6, lsr #31 │ │ │ │ + eorseq lr, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ subsle r2, sl, r0, lsl #18 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r6, [pc], -sp, lsl #16 │ │ │ │ suble r2, r6, r0, lsl #26 │ │ │ │ strbpl pc, [r0], -r0, lsl #10 @ │ │ │ │ ldrbcc pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ - bcs 12aa6c <__read_chk@plt+0xc5698> │ │ │ │ + bcs 12a9fc <__read_chk@plt+0xc5628> │ │ │ │ @ instruction: 0x461cd03a │ │ │ │ stmdbvc r4, {r1, r6, r9, ip, sp, lr, pc} │ │ │ │ - bvc d4d318 <__read_chk@plt+0xce7f44> │ │ │ │ + bvc d4d2a8 <__read_chk@plt+0xce7ed4> │ │ │ │ ldmdavc ip, {r1, r6, r9, ip, sp, lr, pc}^ │ │ │ │ - bl 208a98 <__read_chk@plt+0x1a36c4> │ │ │ │ + bl 208a28 <__read_chk@plt+0x1a3654> │ │ │ │ addsmi r0, r4, #-1610612736 @ 0xa0000000 │ │ │ │ - bl 204aa0 <__read_chk@plt+0x19f6cc> │ │ │ │ + bl 204a30 <__read_chk@plt+0x19f65c> │ │ │ │ addsmi r0, r4, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xf503d01c │ │ │ │ andcc r5, r8, #-536870911 @ 0xe0000001 │ │ │ │ mulsle r7, r4, r2 │ │ │ │ andspl pc, lr, #12582912 @ 0xc00000 │ │ │ │ addsmi r3, r4, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xf503d012 │ │ │ │ @@ -175518,23 +175490,23 @@ │ │ │ │ ldrbcc pc, [r4, #2262] @ 0x8d6 @ │ │ │ │ andeq lr, r9, #3072 @ 0xc00 │ │ │ │ @ instruction: 0xd1da4294 │ │ │ │ stmdavs fp!, {r1, r5, r8, fp, ip, sp, lr} │ │ │ │ ldrle r0, [r0, #-1682] @ 0xfffff96e │ │ │ │ rscle r2, pc, r0, lsl #22 │ │ │ │ strcc r4, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ - blx b4cc2a <__read_chk@plt+0xae7856> │ │ │ │ + blx b4cbba <__read_chk@plt+0xae77e6> │ │ │ │ svccc 0x002cf854 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ pop {r3, r4, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf0d947f0 │ │ │ │ - pop {r0, r3, r4, r6, r7, fp, ip, sp, pc} │ │ │ │ - blcs 132a4c <__read_chk@plt+0xcd678> │ │ │ │ + pop {r0, r7, fp, ip, sp, pc} │ │ │ │ + blcs 1329dc <__read_chk@plt+0xcd608> │ │ │ │ @ instruction: 0x4628d0de │ │ │ │ - @ instruction: 0xf8d2f0d9 │ │ │ │ + @ instruction: 0xf87af0d9 │ │ │ │ @ instruction: 0x4770e7da │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b0f8cc │ │ │ │ addlt r4, lr, r6, ror sl │ │ │ │ @ instruction: 0x26004b76 │ │ │ │ @@ -175542,15 +175514,15 @@ │ │ │ │ strvs lr, [r5], -sp, asr #19 │ │ │ │ ldmdbmi r4!, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ ldmpl r3, {r0, r3, sp}^ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmdavs fp, {r2, r3, r6, r7, r8, pc} │ │ │ │ @ instruction: 0xf04f930d │ │ │ │ @ instruction: 0xf0d20300 │ │ │ │ - eorvs pc, r6, pc, asr sl @ │ │ │ │ + eorvs pc, r6, r7, lsl #20 │ │ │ │ strbpl pc, [r0], -r4, lsl #10 @ │ │ │ │ cdp2 0, 10, cr15, cr14, cr8, {6} │ │ │ │ @ instruction: 0xf89644f8 │ │ │ │ smmlsreq sl, r5, r0, r3 │ │ │ │ addshi pc, r4, r0, lsl #2 │ │ │ │ smlalsvc pc, r6, r6, r8 @ │ │ │ │ streq pc, [r2, -r7] │ │ │ │ @@ -175559,73 +175531,73 @@ │ │ │ │ @ instruction: 0xf8d6809a │ │ │ │ @ instruction: 0xf04f02b8 │ │ │ │ stmdacs r0, {fp} │ │ │ │ addhi pc, r2, r0 │ │ │ │ @ instruction: 0xf0037e03 │ │ │ │ ldrbeq r0, [fp, -r1, lsl #14] │ │ │ │ adcshi pc, r3, r0, lsl #2 │ │ │ │ - bge 2bc338 <__read_chk@plt+0x256f64> │ │ │ │ + bge 2bc2c8 <__read_chk@plt+0x256ef4> │ │ │ │ strtmi sl, [r0], -r5, lsl #18 │ │ │ │ - blx fe74eb14 <__read_chk@plt+0xfe6e9740> │ │ │ │ + blx fe74eaa4 <__read_chk@plt+0xfe6e96d0> │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ movwcs pc, #3777 @ 0xec1 @ │ │ │ │ movwls r9, #32775 @ 0x8007 │ │ │ │ movwcc lr, #6598 @ 0x19c6 │ │ │ │ @ instruction: 0x970c60f3 │ │ │ │ stccs 15, cr9, [r0, #-24] @ 0xffffffe8 │ │ │ │ ldmdbmi r6, {r0, r1, r3, r4, r6, r8, ip, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7534479 │ │ │ │ - @ instruction: 0x4605efb4 │ │ │ │ + strmi lr, [r5], -ip, ror #31 │ │ │ │ andcs r4, r5, #1359872 @ 0x14c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - svc 0x00acf753 │ │ │ │ + svc 0x00e4f753 │ │ │ │ andls r4, r0, fp, lsr #12 │ │ │ │ @ instruction: 0x4631463a │ │ │ │ strtmi r2, [r0], -r0, lsl #10 │ │ │ │ strpl lr, [r1, #-2509] @ 0xfffff633 │ │ │ │ - blx 19ce95e <__read_chk@plt+0x196958a> │ │ │ │ + blx 19ce8ee <__read_chk@plt+0x196951a> │ │ │ │ subsle r2, r5, r1, lsl #16 │ │ │ │ subsle r2, r9, sl, lsl #16 │ │ │ │ stmdbmi sl, {r3, r4, r6, r8, ip, sp, pc}^ │ │ │ │ strtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf7534479 │ │ │ │ - andcs lr, sl, #152, 30 @ 0x260 │ │ │ │ + andcs lr, sl, #208, 30 @ 0x340 │ │ │ │ tstcs r7, r3, lsl #12 │ │ │ │ @ instruction: 0xf7f22004 │ │ │ │ stmdbge r7, {r0, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xf0c8ff25 │ │ │ │ - bmi 11d04dc <__read_chk@plt+0x116b108> │ │ │ │ + bmi 11d046c <__read_chk@plt+0x116b098> │ │ │ │ ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, lr, sl, ror #2 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0xf8584b3c │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ sbchi pc, r4, #13828096 @ 0xd30000 │ │ │ │ cmple r7, r0, lsl #30 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf1b8d097 │ │ │ │ andsle r0, r8, r1, lsl #30 │ │ │ │ - bge 2bc3f4 <__read_chk@plt+0x257020> │ │ │ │ + bge 2bc384 <__read_chk@plt+0x256fb0> │ │ │ │ strtmi sl, [r0], -r5, lsl #18 │ │ │ │ - blx fcebd0 <__read_chk@plt+0xf697fc> │ │ │ │ + blx fceb60 <__read_chk@plt+0xf6978c> │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ stmib sp, {r0, r1, r5, r6, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmib r6, {r0, r1, r2, r8, r9, sl}^ │ │ │ │ movwcs r7, #5889 @ 0x1701 │ │ │ │ svcls 0x000660f7 │ │ │ │ pushmi {r2, r3, r8, r9, ip, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7534479 │ │ │ │ - @ instruction: 0x4605ef58 │ │ │ │ + @ instruction: 0x4605ef90 │ │ │ │ @ instruction: 0xf8d6e7a2 │ │ │ │ stmdacs r0, {r2, r3, r4, r5, r7, r9} │ │ │ │ svcge 0x007ef47f │ │ │ │ str r2, [r1, r1, lsl #14] │ │ │ │ @ instruction: 0xf7834620 │ │ │ │ strb pc, [r7, -r7, asr #18]! @ │ │ │ │ strbmi r4, [r1], -sl, lsr #12 │ │ │ │ @@ -175639,147 +175611,147 @@ │ │ │ │ strtmi pc, [r0], -fp, lsl #20 │ │ │ │ mrc2 7, 1, pc, cr4, cr15, {7} │ │ │ │ strls r4, [r8, #-1704] @ 0xfffff958 │ │ │ │ stmib r6, {r0, r8, r9, sp}^ │ │ │ │ rscsvs r5, r5, r1, lsl #10 │ │ │ │ andls r9, r7, r6, lsl #30 │ │ │ │ ldrb r9, [r2, -ip, lsl #6]! │ │ │ │ - bge 2bc478 <__read_chk@plt+0x2570a4> │ │ │ │ + bge 2bc408 <__read_chk@plt+0x257034> │ │ │ │ strtmi sl, [r0], -r5, lsl #18 │ │ │ │ @ instruction: 0xf9f8f7fd │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ movwcs pc, #3617 @ 0xe21 @ │ │ │ │ stmib sp, {r1, r2, r8, r9, sl, fp, ip, pc}^ │ │ │ │ stmib r6, {r0, r1, r2, r8, r9}^ │ │ │ │ rscsvs r3, r3, r1, lsl #6 │ │ │ │ movwls r2, #49921 @ 0xc301 │ │ │ │ @ instruction: 0xf03be7bb │ │ │ │ str pc, [sl, r9, lsr #31] │ │ │ │ - mrc 7, 4, APSR_nzcv, cr12, cr3, {2} │ │ │ │ - ldrsbteq sp, [r0], -r4 │ │ │ │ + mrc 7, 6, APSR_nzcv, cr4, cr3, {2} │ │ │ │ + eorseq sp, r0, r4, asr #28 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mulseq r5, r4, sp │ │ │ │ - eorseq sp, r0, r8, lsr #27 │ │ │ │ - andseq r5, r5, r4, asr #26 │ │ │ │ - eoreq r8, r7, r6, lsl #18 │ │ │ │ - andseq r5, r5, ip, lsl sp │ │ │ │ - eorseq sp, r0, sl, ror #25 │ │ │ │ + andseq r5, r5, r8, lsr #25 │ │ │ │ + eorseq sp, r0, r8, lsl lr │ │ │ │ + andseq r5, r5, r8, asr ip │ │ │ │ + eoreq r8, r7, sl, lsl r8 │ │ │ │ + andseq r5, r5, r0, lsr ip │ │ │ │ + eorseq sp, r0, sl, asr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ - andseq r5, r5, r4, ror ip │ │ │ │ + andseq r5, r5, r8, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec67eb4 <__read_chk@plt+0xfec02ae0> │ │ │ │ + bl fec67e44 <__read_chk@plt+0xfec02a70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r2], {248} @ 0xf8 │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - bmi 57d210 <__read_chk@plt+0x517e3c> │ │ │ │ + bmi 57d1a0 <__read_chk@plt+0x517dcc> │ │ │ │ ldmdavs r0, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - ble 55accc <__read_chk@plt+0x4f58f8> │ │ │ │ + ble 55ac5c <__read_chk@plt+0x4f5888> │ │ │ │ stmiblt sl!, {r1, r3, r4, fp, ip, sp, lr} │ │ │ │ ldrbtmi r4, [r8], #-2062 @ 0xfffff7f2 │ │ │ │ - @ instruction: 0xffb0f0d8 │ │ │ │ + @ instruction: 0xff58f0d8 │ │ │ │ andcs r4, r0, #13312 @ 0x3400 │ │ │ │ @ instruction: 0xf04f490d │ │ │ │ ldrbtmi r3, [fp], #-255 @ 0xffffff01 │ │ │ │ stmib r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ andvs r2, r8, r0, lsl #4 │ │ │ │ ldclt 0, cr6, [r0, #-616] @ 0xfffffd98 │ │ │ │ - ldc 7, cr15, [lr], {83} @ 0x53 │ │ │ │ + mrrc 7, 5, pc, r6, cr3 @ │ │ │ │ ldmdavc sl, {r0, r1, r5, fp, sp, lr} │ │ │ │ rscle r2, r9, r0, lsl #20 │ │ │ │ @ instruction: 0xf0cf4618 │ │ │ │ @ instruction: 0xe7e5fab1 │ │ │ │ - eorseq pc, r6, r8, ror #11 │ │ │ │ - ldrhteq r2, [r3], -ip │ │ │ │ - ldrsbteq pc, [r6], -r2 @ │ │ │ │ - eorseq pc, r6, r2, asr #11 │ │ │ │ - mlaseq r3, ip, pc, r2 @ │ │ │ │ + eorseq pc, r6, r8, asr r6 @ │ │ │ │ + eorseq r3, r3, ip, lsr #32 │ │ │ │ + eorseq pc, r6, r2, asr #12 │ │ │ │ + eorseq pc, r6, r2, lsr r6 @ │ │ │ │ + eorseq r3, r3, ip │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec67f20 <__read_chk@plt+0xfec02b4c> │ │ │ │ + bl fec67eb0 <__read_chk@plt+0xfec02adc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 794cc8 <__read_chk@plt+0x72f8f4> │ │ │ │ + blmi 794c58 <__read_chk@plt+0x72f884> │ │ │ │ strmi fp, [r4], -r2, lsl #1 │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ffb10b │ │ │ │ msrlt LR_mon, fp │ │ │ │ tstlt fp, r3, lsr #16 │ │ │ │ ldrbtmi r4, [sp], #-3349 @ 0xfffff2eb │ │ │ │ tstlt lr, lr, lsr #16 │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ bicvc pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf7534620 │ │ │ │ - andcc lr, r1, ip, lsl #25 │ │ │ │ - blmi 544d88 <__read_chk@plt+0x4df9b4> │ │ │ │ + andcc lr, r1, r4, asr #25 │ │ │ │ + blmi 544d18 <__read_chk@plt+0x4df944> │ │ │ │ ldrtmi r2, [r1], -r3, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ @ instruction: 0xf0b19400 │ │ │ │ @ instruction: 0x4620fa99 │ │ │ │ - blx fec4d134 <__read_chk@plt+0xfebe7d60> │ │ │ │ + blx 164d0c4 <__read_chk@plt+0x15e7cf0> │ │ │ │ strb r6, [r9, r8, lsr #32]! │ │ │ │ - stmib lr, {r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6, {r2, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0cd6800 │ │ │ │ - blmi 350250 <__read_chk@plt+0x2eae7c> │ │ │ │ + blmi 3501e0 <__read_chk@plt+0x2eae0c> │ │ │ │ stmib sp, {r0, r1, r9, sp}^ │ │ │ │ ldrbtmi r4, [fp], #-0 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ - blx feccd050 <__read_chk@plt+0xfec67c7c> │ │ │ │ + blx fecccfe0 <__read_chk@plt+0xfec67c0c> │ │ │ │ svclt 0x0000e7da │ │ │ │ - eorseq pc, r6, r8, ror r5 @ │ │ │ │ - eorseq pc, r6, r6, ror #10 │ │ │ │ - andseq r5, r5, r6, lsl #23 │ │ │ │ - andseq r5, r5, lr, lsr fp │ │ │ │ + eorseq pc, r6, r8, ror #11 │ │ │ │ + ldrsbteq pc, [r6], -r6 @ │ │ │ │ + mulseq r5, sl, sl │ │ │ │ + andseq r5, r5, r2, asr sl │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ - blhi 1cc260 <__read_chk@plt+0x166e8c> │ │ │ │ + blhi 1cc1f0 <__read_chk@plt+0x166e1c> │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, ip, asr #17]! │ │ │ │ ldrmi r4, [r1], r1, asr #27 │ │ │ │ ldrmi r4, [lr], -r1, asr #21 │ │ │ │ - blmi ff161fb4 <__read_chk@plt+0xff0fcbe0> │ │ │ │ + blmi ff161f44 <__read_chk@plt+0xff0fcb70> │ │ │ │ sxtab16mi r4, r2, sl, ror #8 │ │ │ │ @ instruction: 0xf6ad4cc0 │ │ │ │ stmdavs r8!, {r2, r3, r5, r8, sl, fp} │ │ │ │ ldrbtmi r5, [ip], #-2259 @ 0xfffff72d │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3824 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ addshi pc, r0, r0 │ │ │ │ - blcs 12edf0 <__read_chk@plt+0xc9a1c> │ │ │ │ + blcs 12ed80 <__read_chk@plt+0xc99ac> │ │ │ │ addshi pc, lr, r0 │ │ │ │ selmi r4, r8, r8 │ │ │ │ ldmdavs fp!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ vqdmlsl.s q9, d0, d0 │ │ │ │ - blmi feeb1270 <__read_chk@plt+0xfee4be9c> │ │ │ │ - bleq 124d230 <__read_chk@plt+0x11e7e5c> │ │ │ │ - blvs fec0c47c <__read_chk@plt+0xfeba70a8> │ │ │ │ - blpl fec4c480 <__read_chk@plt+0xfebe70ac> │ │ │ │ + blmi feeb1200 <__read_chk@plt+0xfee4be2c> │ │ │ │ + bleq 124d1c0 <__read_chk@plt+0x11e7dec> │ │ │ │ + blvs fec0c40c <__read_chk@plt+0xfeba7038> │ │ │ │ + blpl fec4c410 <__read_chk@plt+0xfebe703c> │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ cmppvc r4, #13828096 @ p-variant is OBSOLETE @ 0xd30000 │ │ │ │ svccs 0x00144bb0 │ │ │ │ @ instruction: 0x2714bfb8 │ │ │ │ @ instruction: 0xf5b7447b │ │ │ │ svclt 0x00a87ffa │ │ │ │ ldrbvc pc, [sl, pc, asr #8]! @ │ │ │ │ - bvc fe54c644 <__read_chk@plt+0xfe4e7270> │ │ │ │ + bvc fe54c5d4 <__read_chk@plt+0xfe4e7200> │ │ │ │ mrcne 8, 5, r6, cr13, cr8, {2} │ │ │ │ - blvc ffb0c910 <__read_chk@plt+0xffaa753c> │ │ │ │ - blvs 2cc6d0 <__read_chk@plt+0x2672fc> │ │ │ │ - blvc 28c6d4 <__read_chk@plt+0x227300> │ │ │ │ - blvs ff2cca30 <__read_chk@plt+0xff26765c> │ │ │ │ - blhi ff30c934 <__read_chk@plt+0xff2a7560> │ │ │ │ - bmi fe54c69c <__read_chk@plt+0xfe4e72c8> │ │ │ │ - bcc 54c6a8 <__read_chk@plt+0x4e72d4> │ │ │ │ + blvc ffb0c8a0 <__read_chk@plt+0xffaa74cc> │ │ │ │ + blvs 2cc660 <__read_chk@plt+0x26728c> │ │ │ │ + blvc 28c664 <__read_chk@plt+0x227290> │ │ │ │ + blvs ff2cc9c0 <__read_chk@plt+0xff2675ec> │ │ │ │ + blhi ff30c8c4 <__read_chk@plt+0xff2a74f0> │ │ │ │ + bmi fe54c62c <__read_chk@plt+0xfe4e7258> │ │ │ │ + bcc 54c638 <__read_chk@plt+0x4e7264> │ │ │ │ svclt 0x00b82c05 │ │ │ │ - blne c59e64 <__read_chk@plt+0xbf4a90> │ │ │ │ + blne c59df4 <__read_chk@plt+0xbf4a20> │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r7, r9, fp, ip} │ │ │ │ @ instruction: 0xf1bad07a │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ @ instruction: 0xf8df80e6 │ │ │ │ ldrbtmi sl, [sl], #632 @ 0x278 │ │ │ │ - bcc 54c6c8 <__read_chk@plt+0x4e72f4> │ │ │ │ + bcc 54c658 <__read_chk@plt+0x4e7284> │ │ │ │ @ instruction: 0xf1b81e5f │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ strbmi r8, [r0], -ip, lsl #2 │ │ │ │ stmibge pc, {r1, r8, r9, sp} @ │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0x463b12f5 │ │ │ │ @ instruction: 0xff04f0b9 │ │ │ │ @@ -175797,115 +175769,115 @@ │ │ │ │ movwls r6, #300 @ 0x12c │ │ │ │ rscsne pc, r5, #64, 4 │ │ │ │ ldrtmi r4, [r0], -r3, lsr #12 │ │ │ │ mcr2 0, 7, pc, cr6, cr9, {5} @ │ │ │ │ vmla.i8 d20, d16, d6 │ │ │ │ andcs r1, r1, #-738197501 @ 0xd4000003 │ │ │ │ andls r4, sl, r9, ror r4 │ │ │ │ - bne 14b604 <__read_chk@plt+0xe6230> │ │ │ │ + bne 14b594 <__read_chk@plt+0xe61c0> │ │ │ │ @ instruction: 0x46194658 │ │ │ │ andsls pc, ip, sp, asr #17 │ │ │ │ andshi pc, r0, sp, asr #17 │ │ │ │ strmi lr, [r8], #-2509 @ 0xfffff633 │ │ │ │ strpl lr, [r5, #-2509] @ 0xfffff633 │ │ │ │ strvc lr, [r2, -sp, asr #19] │ │ │ │ - svc 0x00f4f753 │ │ │ │ - @ instruction: 0xf7534658 │ │ │ │ - blmi 200ce8c <__read_chk@plt+0x1fa7ab8> │ │ │ │ + stmda ip!, {r2, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7544658 │ │ │ │ + blmi 200aefc <__read_chk@plt+0x1fa5b28> │ │ │ │ ldrbmi r4, [r9], -r2, lsl #12 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - mcr2 0, 4, pc, cr8, cr9, {6} @ │ │ │ │ - blmi 1d238e4 <__read_chk@plt+0x1cbe510> │ │ │ │ + mrc2 0, 1, pc, cr0, cr9, {6} │ │ │ │ + blmi 1d23874 <__read_chk@plt+0x1cbe4a0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbchi pc, r7, r0, asr #32 │ │ │ │ stceq 6, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ - blhi 1cc214 <__read_chk@plt+0x166e40> │ │ │ │ + blhi 1cc1a4 <__read_chk@plt+0x166dd0> │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - blmi 1ae38e8 <__read_chk@plt+0x1a7e514> │ │ │ │ + blmi 1ae3878 <__read_chk@plt+0x1a7e4a4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, lsr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ adcshi pc, r5, r0, asr #32 │ │ │ │ stceq 6, cr15, [ip, #-52]! @ 0xffffffcc │ │ │ │ - blhi 1cc238 <__read_chk@plt+0x166e64> │ │ │ │ + blhi 1cc1c8 <__read_chk@plt+0x166df4> │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ mrclt 7, 5, APSR_nzcv, cr0, cr15, {7} │ │ │ │ - bl fed4ec9c <__read_chk@plt+0xfece98c8> │ │ │ │ + bl ffb4ec2c <__read_chk@plt+0xffae9858> │ │ │ │ stmdage lr, {r1, r9, sl, lr} │ │ │ │ stmib r0, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7532300 │ │ │ │ - pkhtbmi lr, r3, r4, asr #26 │ │ │ │ + strmi lr, [r3], ip, lsl #27 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf7538096 │ │ │ │ - stmdacc r1, {r1, r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacc r1, {r1, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ svclt 0x00282864 │ │ │ │ - blmi 1899104 <__read_chk@plt+0x1833d30> │ │ │ │ + blmi 1899094 <__read_chk@plt+0x1833cc0> │ │ │ │ stmib sp, {r0, r9, sp}^ │ │ │ │ @ instruction: 0xf10d0b01 │ │ │ │ ldrbtmi r0, [fp], #-2884 @ 0xfffff4bc │ │ │ │ movwls r4, #1624 @ 0x658 │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf7534619 │ │ │ │ - ldrbmi lr, [r8], -r4, lsr #31 │ │ │ │ - svc 0x0094f753 │ │ │ │ + @ instruction: 0x4658efdc │ │ │ │ + svc 0x00ccf753 │ │ │ │ @ instruction: 0x46024b56 │ │ │ │ ldrbtmi r4, [fp], #-1625 @ 0xfffff9a7 │ │ │ │ ldmdavs r8, {r0, r2, r3, r8, r9, ip, pc} │ │ │ │ - mrc2 0, 1, pc, cr6, cr9, {6} │ │ │ │ + ldc2l 0, cr15, [lr, #868] @ 0x364 │ │ │ │ andcs r4, r1, #84992 @ 0x14c00 │ │ │ │ ldrbtmi r4, [fp], #-1624 @ 0xfffff9a8 │ │ │ │ - blmi 15b5bc8 <__read_chk@plt+0x15507f4> │ │ │ │ + blmi 15b5b58 <__read_chk@plt+0x1550784> │ │ │ │ ldrbtmi r9, [fp], #-1029 @ 0xfffffbfb │ │ │ │ - blmi 1575bc8 <__read_chk@plt+0x15107f4> │ │ │ │ + blmi 1575b58 <__read_chk@plt+0x1510784> │ │ │ │ ldrbtmi r9, [fp], #-1283 @ 0xfffffafd │ │ │ │ - blmi 1535bc8 <__read_chk@plt+0x14d07f4> │ │ │ │ - bhi 18c5f8 <__read_chk@plt+0x127224> │ │ │ │ + blmi 1535b58 <__read_chk@plt+0x14d0784> │ │ │ │ + bhi 18c588 <__read_chk@plt+0x1271b4> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsne pc, #64, 4 │ │ │ │ @ instruction: 0xf7534619 │ │ │ │ - ldrbmi lr, [r8], -r2, lsl #31 │ │ │ │ - svc 0x0072f753 │ │ │ │ + @ instruction: 0x4658efba │ │ │ │ + svc 0x00aaf753 │ │ │ │ strmi r9, [r2], -sp, lsl #22 │ │ │ │ ldmdavs r8, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ - mrc2 0, 0, pc, cr6, cr9, {6} │ │ │ │ + ldc2 0, cr15, [lr, #868]! @ 0x364 │ │ │ │ ldrtmi r2, [r8], -sp, lsr #2 │ │ │ │ mcr2 0, 2, pc, cr12, cr10, {5} @ │ │ │ │ andcs r4, r1, #70656 @ 0x11400 │ │ │ │ andvc lr, r2, sp, asr #19 │ │ │ │ @ instruction: 0x4658447b │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ @ instruction: 0x970113f5 │ │ │ │ @ instruction: 0xf7534619 │ │ │ │ - ldrbmi lr, [r8], -r8, ror #30 │ │ │ │ - svc 0x0058f753 │ │ │ │ + ldrbmi lr, [r8], -r0, lsr #31 │ │ │ │ + svc 0x0090f753 │ │ │ │ strmi r9, [r2], -sp, lsl #22 │ │ │ │ ldmdavs r8, {r0, r3, r4, r6, r9, sl, lr} │ │ │ │ - ldc2l 0, cr15, [ip, #868]! @ 0x364 │ │ │ │ + stc2 0, cr15, [r4, #868]! @ 0x364 │ │ │ │ ldrbtmi r4, [sl], #-2619 @ 0xfffff5c5 │ │ │ │ movwcc r6, #6227 @ 0x1853 │ │ │ │ @ instruction: 0xf1ba6053 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ @ instruction: 0xf8dfaf1a │ │ │ │ ldrbtmi sl, [sl], #224 @ 0xe0 │ │ │ │ vst1.8 {d30}, [pc :64], r8 │ │ │ │ @ instruction: 0xf64072c0 │ │ │ │ @ instruction: 0xf0cf0101 │ │ │ │ stmdacs r0, {r0, r1, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf6bf6038 │ │ │ │ stmiavs ip!, {r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ @ instruction: 0xf47f2c00 │ │ │ │ @ instruction: 0xf754af59 │ │ │ │ - stmdavs r0, {r5, fp, sp, lr, pc} │ │ │ │ + stmdavs r0, {r3, r4, r6, fp, sp, lr, pc} │ │ │ │ stmdacs r6, {r0, r2, r3, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0cdd020 │ │ │ │ - blmi c4ff6c <__read_chk@plt+0xbeab98> │ │ │ │ + blmi c4fefc <__read_chk@plt+0xbeab28> │ │ │ │ andcs r4, r3, #2063597568 @ 0x7b000000 │ │ │ │ andpl lr, r0, sp, asr #19 │ │ │ │ andcs r4, r4, r1, lsr #12 │ │ │ │ @ instruction: 0xf93cf0b1 │ │ │ │ ldrbtmi r4, [sl], #-2600 @ 0xfffff5d8 │ │ │ │ movwcc r6, #6291 @ 0x1893 │ │ │ │ @ instruction: 0xe7416093 │ │ │ │ @@ -175913,50 +175885,50 @@ │ │ │ │ @ instruction: 0xf8dfe714 │ │ │ │ ldrbtmi r9, [r9], #152 @ 0x98 │ │ │ │ @ instruction: 0xf8dfe702 │ │ │ │ ldrbtmi r8, [r8], #148 @ 0x94 │ │ │ │ @ instruction: 0xf8dfe6ef │ │ │ │ mlscs r4, r0, r0, fp │ │ │ │ @ instruction: 0xe76a44fb │ │ │ │ - blx fe9cd3d6 <__read_chk@plt+0xfe968002> │ │ │ │ + blx fe9cd366 <__read_chk@plt+0xfe967f92> │ │ │ │ ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ @ instruction: 0xf753e7dd │ │ │ │ - svclt 0x0000ec8a │ │ │ │ + svclt 0x0000ecc2 │ │ │ │ adcvc sp, r3, sl, lsl #14 │ │ │ │ svccc 0x00c70a3d │ │ │ │ cdpne 1, 11, cr5, cr8, cr12, {7} │ │ │ │ svccc 0x00d1eb85 │ │ │ │ - eorseq pc, r6, r8, ror #9 │ │ │ │ - eorseq sp, r0, r4, asr #21 │ │ │ │ + eorseq pc, r6, r8, asr r5 @ │ │ │ │ + eorseq sp, r0, r4, lsr fp │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq sp, [r0], -r6 │ │ │ │ - mlaseq r3, r4, lr, r2 │ │ │ │ + eorseq sp, r0, r6, lsr #22 │ │ │ │ + eorseq r2, r3, r4, lsl #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq pc, r6, ip, lsl #9 │ │ │ │ - andseq r6, r4, r2, lsr r1 │ │ │ │ - andseq r5, r5, r8, asr #21 │ │ │ │ - eorseq r2, r3, r8, lsl #27 │ │ │ │ - eorseq sp, r0, r0, lsl #19 │ │ │ │ - eorseq sp, r0, ip, asr r9 │ │ │ │ - @ instruction: 0x001559ba │ │ │ │ - eorseq r2, r3, r6, ror #25 │ │ │ │ - @ instruction: 0x001559b2 │ │ │ │ - @ instruction: 0x001559b2 │ │ │ │ - @ instruction: 0x001559b6 │ │ │ │ - @ instruction: 0x001559b4 │ │ │ │ - mulseq r5, r4, r9 │ │ │ │ - eorseq pc, r6, sl, lsl #5 │ │ │ │ - andseq r0, r7, lr, lsl #1 │ │ │ │ - andseq r5, r5, r4, asr #17 │ │ │ │ - eorseq pc, r6, r2, lsr r2 @ │ │ │ │ - eoreq r3, r0, sl, lsl pc │ │ │ │ - andseq r5, r5, r2, ror r8 │ │ │ │ - strhteq sl, [r9], -r2 │ │ │ │ - eoreq sl, r9, r8, lsr #17 │ │ │ │ - andseq r5, r5, r6, ror #16 │ │ │ │ + ldrshteq pc, [r6], -ip @ │ │ │ │ + andseq r6, r4, r6, asr #32 │ │ │ │ + @ instruction: 0x001559dc │ │ │ │ + ldrshteq r2, [r3], -r8 │ │ │ │ + ldrshteq sp, [r0], -r0 │ │ │ │ + eorseq sp, r0, ip, asr #19 │ │ │ │ + andseq r5, r5, lr, asr #17 │ │ │ │ + eorseq r2, r3, r6, asr sp │ │ │ │ + andseq r5, r5, r6, asr #17 │ │ │ │ + andseq r5, r5, r6, asr #17 │ │ │ │ + andseq r5, r5, sl, asr #17 │ │ │ │ + andseq r5, r5, r8, asr #17 │ │ │ │ + andseq r5, r5, r8, lsr #17 │ │ │ │ + ldrshteq pc, [r6], -sl @ │ │ │ │ + andseq pc, r6, r2, lsr #31 │ │ │ │ + @ instruction: 0x001557d8 │ │ │ │ + eorseq pc, r6, r2, lsr #5 │ │ │ │ + eoreq r3, r0, lr, lsr #28 │ │ │ │ + andseq r5, r5, r6, lsl #15 │ │ │ │ + strhteq sl, [r9], -r6 │ │ │ │ + eoreq sl, r9, ip, lsr #15 │ │ │ │ + andseq r5, r5, sl, ror r7 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ stcleq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ ldrmi r4, [r8], r8, asr #25 │ │ │ │ @ instruction: 0xf5ad4bc8 │ │ │ │ @@ -175974,114 +175946,114 @@ │ │ │ │ andls r7, r7, r0, lsl #2 │ │ │ │ @ instruction: 0xf0b34620 │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ sbchi pc, r4, r0 │ │ │ │ movwls r2, #25344 @ 0x6300 │ │ │ │ stmdbvs r3, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ movwmi pc, #4672 @ 0x1240 @ │ │ │ │ - blvs fe28e5c8 <__read_chk@plt+0xfe2291f4> │ │ │ │ - beq a4d5cc <__read_chk@plt+0x9e81f8> │ │ │ │ + blvs fe28e558 <__read_chk@plt+0xfe229184> │ │ │ │ + beq a4d55c <__read_chk@plt+0x9e8188> │ │ │ │ streq pc, [ip, #-1549]! @ 0xfffff9f3 │ │ │ │ - bls 2f5dac <__read_chk@plt+0x2909d8> │ │ │ │ + bls 2f5d3c <__read_chk@plt+0x290968> │ │ │ │ stmdals r6, {r0, r1, r3, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf8cd4639 │ │ │ │ @ instruction: 0xf8cdb008 │ │ │ │ strls sl, [r0, #-4] │ │ │ │ - blx ffe4d3d6 <__read_chk@plt+0xffde8002> │ │ │ │ + blx ffe4d366 <__read_chk@plt+0xffde7f92> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ - blls 30530c <__read_chk@plt+0x29ff38> │ │ │ │ + blls 30529c <__read_chk@plt+0x29fec8> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf8d380ff │ │ │ │ @ instruction: 0xf1b88020 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ - blmi feb315b4 <__read_chk@plt+0xfeacc1e0> │ │ │ │ + blmi feb31544 <__read_chk@plt+0xfeacc170> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ strbmi r4, [r4], -r3, lsr #12 │ │ │ │ mul r3, r8, r6 │ │ │ │ @ instruction: 0x2c0069e4 │ │ │ │ rschi pc, sp, r0 │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ @ instruction: 0xf0294620 │ │ │ │ stmdacs r0, {r0, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4644d0f4 │ │ │ │ - blls 2991fc <__read_chk@plt+0x233e28> │ │ │ │ + blls 29918c <__read_chk@plt+0x233db8> │ │ │ │ @ instruction: 0x46294652 │ │ │ │ ldc2l 7, cr15, [r0, #1020] @ 0x3fc │ │ │ │ @ instruction: 0xf8564b9c │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ - blcs 11d20c <__read_chk@plt+0xb7e38> │ │ │ │ - bmi fe7c5744 <__read_chk@plt+0xfe760370> │ │ │ │ + blcs 11d19c <__read_chk@plt+0xb7dc8> │ │ │ │ + bmi fe7c56d4 <__read_chk@plt+0xfe760300> │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ @ instruction: 0x31144b94 │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf50d8118 │ │ │ │ andlt r5, r7, r1, lsl #27 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ stmdbvs r3, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ movwmi pc, #4672 @ 0x1240 @ │ │ │ │ - blvs fe28e674 <__read_chk@plt+0xfe2292a0> │ │ │ │ - beq a4d678 <__read_chk@plt+0x9e82a4> │ │ │ │ + blvs fe28e604 <__read_chk@plt+0xfe229230> │ │ │ │ + beq a4d608 <__read_chk@plt+0x9e8234> │ │ │ │ streq pc, [ip, #-1549]! @ 0xfffff9f3 │ │ │ │ strmi r9, [r2], -r3, lsl #6 │ │ │ │ @ instruction: 0xf8cd464b │ │ │ │ @ instruction: 0xf8cdb008 │ │ │ │ strls sl, [r0, #-4] │ │ │ │ - blx fe94d47e <__read_chk@plt+0xfe8e80aa> │ │ │ │ + blx fe94d40e <__read_chk@plt+0xfe8e803a> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ addhi pc, sp, r0, asr #32 │ │ │ │ cmplt r3, fp, lsr #16 │ │ │ │ vpmax.f32 d18, d0, d1 │ │ │ │ - blmi fe1f14b0 <__read_chk@plt+0xfe18c0dc> │ │ │ │ - bmi fe1e2b18 <__read_chk@plt+0xfe17d744> │ │ │ │ + blmi fe1f1440 <__read_chk@plt+0xfe18c06c> │ │ │ │ + bmi fe1e2aa8 <__read_chk@plt+0xfe17d6d4> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ - blmi fe1c9288 <__read_chk@plt+0xfe163eb4> │ │ │ │ + blmi fe1c9218 <__read_chk@plt+0xfe163e44> │ │ │ │ @ instruction: 0x461a447b │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ andcs r2, r3, r1, lsl #6 │ │ │ │ eorscs r4, ip, #130048 @ 0x1fc00 │ │ │ │ - blne 20b9c4 <__read_chk@plt+0x1a65f0> │ │ │ │ + blne 20b954 <__read_chk@plt+0x1a6580> │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ @ instruction: 0xf8aaf0b1 │ │ │ │ @ instruction: 0xf8564b75 │ │ │ │ @ instruction: 0xf8d88003 │ │ │ │ - blcs 11d2a8 <__read_chk@plt+0xb7ed4> │ │ │ │ - blmi 1d85570 <__read_chk@plt+0x1d2019c> │ │ │ │ + blcs 11d238 <__read_chk@plt+0xb7e64> │ │ │ │ + blmi 1d85500 <__read_chk@plt+0x1d2012c> │ │ │ │ andlt pc, r3, r6, asr r8 @ │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ msrcc CPSR_x, r3 @ │ │ │ │ strle r0, [r1, #-1818] @ 0xfffff8e6 │ │ │ │ - ldrbtle r0, [pc], #-1755 @ 1112c4 <__read_chk@plt+0xabef0> │ │ │ │ + ldrbtle r0, [pc], #-1755 @ 111254 <__read_chk@plt+0xabe80> │ │ │ │ teqlt r3, fp, lsr #16 │ │ │ │ ldclle 15, cr2, [fp, #-4] │ │ │ │ ldmdami r0!, {r0, r1, r2, r3, r5, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ - blmi 1d092e4 <__read_chk@plt+0x1ca3f10> │ │ │ │ + blmi 1d09274 <__read_chk@plt+0x1ca3ea0> │ │ │ │ @ instruction: 0x4618447b │ │ │ │ - bmi 1ca2b54 <__read_chk@plt+0x1c3d780> │ │ │ │ + bmi 1ca2ae4 <__read_chk@plt+0x1c3d710> │ │ │ │ ldrbtmi r4, [r9], #-2414 @ 0xfffff692 │ │ │ │ andcs r5, r1, #180, 16 @ 0xb40000 │ │ │ │ strcc lr, [r3, #-2509] @ 0xfffff633 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ andls lr, r1, sp, asr #19 │ │ │ │ tstls r0, r0, lsr #12 │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - stcl 7, cr15, [sl, #332]! @ 0x14c │ │ │ │ + mcr 7, 1, pc, cr2, cr3, {2} @ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ @ instruction: 0xe7804798 │ │ │ │ @ instruction: 0xf0b44620 │ │ │ │ stmdacs r0, {r0, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ strtmi sp, [r0], -r1, asr #32 │ │ │ │ @ instruction: 0xf984f0b4 │ │ │ │ - blcs 12b32c <__read_chk@plt+0xc5f58> │ │ │ │ + blcs 12b2bc <__read_chk@plt+0xc5ee8> │ │ │ │ @ instruction: 0x4620d03b │ │ │ │ @ instruction: 0xf97ef0b4 │ │ │ │ ldmvs fp, {r0, r1, fp, sp, lr} │ │ │ │ eorsle r2, r4, r0, lsl #22 │ │ │ │ @ instruction: 0xf0b44620 │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ addshi pc, r1, r0 │ │ │ │ @@ -176092,34 +176064,34 @@ │ │ │ │ @ instruction: 0xf96af0b4 │ │ │ │ ldmvs fp, {r0, r1, fp, sp, lr} │ │ │ │ movwlt r7, #14363 @ 0x381b │ │ │ │ @ instruction: 0xf0b44620 │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4620d07d │ │ │ │ @ instruction: 0xf95ef0b4 │ │ │ │ - blcs 12b378 <__read_chk@plt+0xc5fa4> │ │ │ │ + blcs 12b308 <__read_chk@plt+0xc5f34> │ │ │ │ @ instruction: 0x4620d077 │ │ │ │ @ instruction: 0xf958f0b4 │ │ │ │ ldmvs fp, {r0, r1, fp, sp, lr} │ │ │ │ ldmdavc fp, {r1, r2, r8, r9, ip, pc} │ │ │ │ @ instruction: 0x4620e016 │ │ │ │ ldr r9, [r8, -r6, lsl #8]! │ │ │ │ stmdami r7, {r1, r2, r6, r8, r9, fp, lr}^ │ │ │ │ ldrbtmi r4, [r8], #-1147 @ 0xfffffb85 │ │ │ │ - blmi 12cb22c <__read_chk@plt+0x1265e58> │ │ │ │ - bmi 12a2c38 <__read_chk@plt+0x123d864> │ │ │ │ + blmi 12cb1bc <__read_chk@plt+0x1265de8> │ │ │ │ + bmi 12a2bc8 <__read_chk@plt+0x123d7f4> │ │ │ │ ldrbtmi r4, [sl], #-1147 @ 0xfffffb85 │ │ │ │ stmiavs r3!, {r0, r1, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ - blcs 135fb8 <__read_chk@plt+0xd0be4> │ │ │ │ + blcs 135f48 <__read_chk@plt+0xd0b74> │ │ │ │ mrcge 4, 7, APSR_nzcv, cr0, cr15, {1} │ │ │ │ - blcs 12f414 <__read_chk@plt+0xca040> │ │ │ │ + blcs 12f3a4 <__read_chk@plt+0xc9fd0> │ │ │ │ mcrge 4, 7, pc, cr12, cr15, {1} @ │ │ │ │ @ instruction: 0xf47f2b3f │ │ │ │ - blls 2bcf60 <__read_chk@plt+0x257b8c> │ │ │ │ - blcs 12f524 <__read_chk@plt+0xca150> │ │ │ │ + blls 2bcef0 <__read_chk@plt+0x257b1c> │ │ │ │ + blcs 12f4b4 <__read_chk@plt+0xca0e0> │ │ │ │ mcrge 4, 7, pc, cr6, cr15, {3} @ │ │ │ │ strbmi lr, [r4], -r2, ror #13 │ │ │ │ ldr r2, [r8, -r0] │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ @ instruction: 0xf0b37100 │ │ │ │ svccs 0x0001fa95 │ │ │ │ @ instruction: 0x2701bfb8 │ │ │ │ @@ -176129,113 +176101,113 @@ │ │ │ │ @ instruction: 0xf8d8f0b4 │ │ │ │ @ instruction: 0xf91ef0b4 │ │ │ │ movwlt r6, #14339 @ 0x3803 │ │ │ │ @ instruction: 0xf8d2f0b4 │ │ │ │ @ instruction: 0xf918f0b4 │ │ │ │ ldmibvs fp, {r0, r1, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8dbb1cb │ │ │ │ - blcs 159400 <__read_chk@plt+0xf402c> │ │ │ │ + blcs 159390 <__read_chk@plt+0xf3fbc> │ │ │ │ svclt 0x00b84925 │ │ │ │ @ instruction: 0xf5022301 │ │ │ │ ldmdapl r4!, {r6, r9, ip, lr}^ │ │ │ │ @ instruction: 0xf8d24928 │ │ │ │ @ instruction: 0x462022b4 │ │ │ │ andls r4, r3, #2030043136 @ 0x79000000 │ │ │ │ strcc lr, [r1, -sp, asr #19] │ │ │ │ tstls r0, r1, lsl #4 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ asrmi pc, pc, #8 @ │ │ │ │ - ldcl 7, cr15, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + stc 7, cr15, [ip, #332] @ 0x14c │ │ │ │ @ instruction: 0xf8dbe768 │ │ │ │ - bmi 75d434 <__read_chk@plt+0x6f8060> │ │ │ │ + bmi 75d3c4 <__read_chk@plt+0x6f7ff0> │ │ │ │ movtpl pc, #1283 @ 0x503 @ │ │ │ │ - bmi 8a770c <__read_chk@plt+0x842338> │ │ │ │ + bmi 8a769c <__read_chk@plt+0x8422c8> │ │ │ │ adcsne pc, r4, #13828096 @ 0xd30000 │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ andls r9, r0, #-2147483648 @ 0x80000000 │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ vst1.8 {d18-d21}, [pc], r1 │ │ │ │ strls r4, [r1, -r0, lsr #3] │ │ │ │ - ldc 7, cr15, [lr, #-332]! @ 0xfffffeb4 │ │ │ │ + ldcl 7, cr15, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ @ instruction: 0xf753e752 │ │ │ │ - movwcs lr, #2736 @ 0xab0 │ │ │ │ + movwcs lr, #2792 @ 0xae8 │ │ │ │ mrcle 8, 7, r7, cr15, cr11, {0} │ │ │ │ - eorseq sp, r0, sl, lsr r7 │ │ │ │ + eorseq sp, r0, sl, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r0, sl, lsr #14 │ │ │ │ + mlaseq r0, sl, r7, sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0x00000cbc │ │ │ │ - eorseq sp, r0, ip, ror #12 │ │ │ │ - andseq r5, r5, r8, lsr r7 │ │ │ │ - andseq r5, r5, r2, asr #14 │ │ │ │ - eoreq sl, r9, r4, asr #13 │ │ │ │ - andseq r5, r5, r6, lsr r7 │ │ │ │ - @ instruction: 0x001556dc │ │ │ │ - andseq r5, r5, r6, ror #13 │ │ │ │ - eoreq sl, r9, r8, ror #12 │ │ │ │ + ldrsbteq sp, [r0], -ip │ │ │ │ + andseq r5, r5, ip, asr #12 │ │ │ │ + andseq r5, r5, r6, asr r6 │ │ │ │ + eoreq sl, r9, r8, asr #11 │ │ │ │ + andseq r5, r5, sl, asr #12 │ │ │ │ + @ instruction: 0x001555f0 │ │ │ │ + @ instruction: 0x001555fa │ │ │ │ + eoreq sl, r9, ip, ror #10 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - andseq r5, r5, r6, lsl r7 │ │ │ │ - andseq r5, r5, r4, lsr #12 │ │ │ │ andseq r5, r5, sl, lsr #12 │ │ │ │ - andseq r5, r5, r8, lsl r6 │ │ │ │ - andseq r5, r5, lr, lsl r6 │ │ │ │ - andseq r5, r5, r8, asr #11 │ │ │ │ - andseq r5, r5, sl, lsr #11 │ │ │ │ + andseq r5, r5, r8, lsr r5 │ │ │ │ + andseq r5, r5, lr, lsr r5 │ │ │ │ + andseq r5, r5, ip, lsr #10 │ │ │ │ + andseq r5, r5, r2, lsr r5 │ │ │ │ + @ instruction: 0x001554dc │ │ │ │ + @ instruction: 0x001554be │ │ │ │ subsle r2, ip, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec686c4 <__read_chk@plt+0xfec032f0> │ │ │ │ + bl fec68654 <__read_chk@plt+0xfec03280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bvs fe21546c <__read_chk@plt+0xfe1b0098> │ │ │ │ + bvs fe2153fc <__read_chk@plt+0xfe1b0028> │ │ │ │ strmi r4, [r5], -pc, lsl #12 │ │ │ │ stccs 6, cr4, [r1], {35} @ 0x23 │ │ │ │ stmdbcs r0, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0x2600dd3b │ │ │ │ @ instruction: 0x3601e010 │ │ │ │ - stc2 0, cr15, [r0], {229} @ 0xe5 │ │ │ │ + stc2 0, cr15, [r8], #-916 @ 0xfffffc6c │ │ │ │ @ instruction: 0xf890b128 │ │ │ │ @ instruction: 0xf043305f │ │ │ │ @ instruction: 0xf8800380 │ │ │ │ adcsmi r3, r7, #95 @ 0x5f │ │ │ │ stccc 0, cr13, [r1], {30} │ │ │ │ svclt 0x00182c01 │ │ │ │ - ble 761ff8 <__read_chk@plt+0x6fcc24> │ │ │ │ + ble 761f88 <__read_chk@plt+0x6fcbb4> │ │ │ │ tstcs r0, r2, lsl #6 │ │ │ │ strtmi r4, [r8], -r2, lsr #12 │ │ │ │ mcr2 0, 6, pc, cr8, cr10, {2} @ │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ - blcs 122db4 <__read_chk@plt+0xbd9e0> │ │ │ │ + blcs 122d44 <__read_chk@plt+0xbd970> │ │ │ │ @ instruction: 0xf0e5d0e3 │ │ │ │ - stmdacs r0, {r0, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r2, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf890d0eb │ │ │ │ stccc 0, cr3, [r1], {95} @ 0x5f │ │ │ │ svclt 0x00182c01 │ │ │ │ @ instruction: 0xf02342be │ │ │ │ @ instruction: 0xf8800380 │ │ │ │ - blle ffa5d6b0 <__read_chk@plt+0xff9f82dc> │ │ │ │ + blle ffa5d640 <__read_chk@plt+0xff9f826c> │ │ │ │ adcmi r6, r3, #700416 @ 0xab000 │ │ │ │ ldcllt 2, cr13, [r8, #44]! @ 0x2c │ │ │ │ - mrrc2 0, 14, pc, r2, cr5 @ │ │ │ │ + blx fffcd866 <__read_chk@plt+0xfff68492> │ │ │ │ @ instruction: 0xf990b118 │ │ │ │ - blcs 11d6c4 <__read_chk@plt+0xb82f0> │ │ │ │ - bvs fec0816c <__read_chk@plt+0xfeba2d98> │ │ │ │ + blcs 11d654 <__read_chk@plt+0xb8280> │ │ │ │ + bvs fec080fc <__read_chk@plt+0xfeba2d28> │ │ │ │ adcmi r3, r3, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0x4621d3f3 │ │ │ │ stccs 6, cr4, [r0], {40} @ 0x28 │ │ │ │ @ instruction: 0xe7efddf8 │ │ │ │ @ instruction: 0x105ff890 │ │ │ │ strtmi r2, [r2], -r1, lsl #6 │ │ │ │ orreq pc, r0, r1, lsr #32 │ │ │ │ subsne pc, pc, r0, lsl #17 │ │ │ │ @ instruction: 0x46284619 │ │ │ │ ldc2l 7, cr15, [ip, #1020] @ 0x3fc │ │ │ │ ldrbmi lr, [r0, -r9, ror #15]! │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec68780 <__read_chk@plt+0xfec033ac> │ │ │ │ + bl fec68710 <__read_chk@plt+0xfec0333c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 6d5548 <__read_chk@plt+0x670174> │ │ │ │ + blmi 6d54d8 <__read_chk@plt+0x670104> │ │ │ │ @ instruction: 0xf8df460c │ │ │ │ @ instruction: 0x4611c05c │ │ │ │ @ instruction: 0x4605447b │ │ │ │ andcs pc, ip, r3, asr r8 @ │ │ │ │ @ instruction: 0xf5036813 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @@ -176251,18 +176223,18 @@ │ │ │ │ @ instruction: 0xf82cf0b4 │ │ │ │ ldmibvs r9, {r0, r1, fp, sp, lr}^ │ │ │ │ mrscs lr, (UNDEF: 0) │ │ │ │ strtmi r4, [r8], -r2, lsr #12 │ │ │ │ pop {r8, r9, sp} │ │ │ │ @ instruction: 0xf7ff4070 │ │ │ │ svclt 0x0000bda5 │ │ │ │ - ldrshteq sp, [r0], -r4 │ │ │ │ + eorseq sp, r0, r4, ror #6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec687f4 <__read_chk@plt+0xfec03420> │ │ │ │ + bl fec68784 <__read_chk@plt+0xfec033b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ssub8mi r0, sp, r0 │ │ │ │ vmax.s8 d20, d0, d4 │ │ │ │ addsmi r2, r9, #1006632963 @ 0x3c000003 │ │ │ │ vqadd.s8 d29, d0, d4 │ │ │ │ addsmi r2, r9, #1744830467 @ 0x68000003 │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ @@ -176282,38 +176254,38 @@ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ cmplt r8, #128, 12 @ 0x8000000 │ │ │ │ teqlt r4, #4, 16 @ 0x40000 │ │ │ │ strmi r4, [r7], -r6, lsl #12 │ │ │ │ strtmi r2, [r0], -r0, lsl #10 │ │ │ │ - stc 7, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + stcl 7, cr15, [r4], #-332 @ 0xfffffeb4 │ │ │ │ svcmi 0x0004f857 │ │ │ │ strmi r3, [r5], #-1 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ @ instruction: 0xf0d84628 │ │ │ │ - movwcs pc, #3161 @ 0xc59 @ │ │ │ │ + movwcs pc, #3073 @ 0xc01 @ │ │ │ │ strmi r7, [r4], -r3 │ │ │ │ ldrdpl pc, [r0], -r8 │ │ │ │ svcmi 0x000bb18d │ │ │ │ and r4, r3, pc, ror r4 │ │ │ │ andhi r8, r3, fp, lsr r8 │ │ │ │ cmplt r5, r5, lsr r8 │ │ │ │ @ instruction: 0xf7534620 │ │ │ │ - @ instruction: 0x4629ec14 │ │ │ │ + strtmi lr, [r9], -ip, asr #24 │ │ │ │ @ instruction: 0xf7524420 │ │ │ │ - @ instruction: 0xf856edc4 │ │ │ │ - blcs 1212b4 <__read_chk@plt+0xbbee0> │ │ │ │ + @ instruction: 0xf856edfc │ │ │ │ + blcs 121244 <__read_chk@plt+0xbbe70> │ │ │ │ @ instruction: 0x4620d1f0 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ ldrb r4, [sl, r4, lsl #12]! │ │ │ │ - strdeq r4, [r6], -r4 @ │ │ │ │ + eoreq r4, r6, r8, lsl #22 │ │ │ │ stmdavc r3, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ strmi fp, [r2], -r3, ror #2 │ │ │ │ - blcs c19ac0 <__read_chk@plt+0xbb46ec> │ │ │ │ + blcs c19a50 <__read_chk@plt+0xbb467c> │ │ │ │ svccc 0x0001f812 │ │ │ │ tstcc r1, r8, lsl #30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ tstcc r1, sl, lsl r6 │ │ │ │ mcrrlt 0, 6, pc, lr, cr12 @ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ @@ -176331,15 +176303,15 @@ │ │ │ │ @ instruction: 0xf8542200 │ │ │ │ andcc r3, r1, #4, 30 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldmdble pc, {r1, r3, r4, r5, r7, r9, lr}^ @ │ │ │ │ eorls pc, r7, r8, asr r8 @ │ │ │ │ @ instruction: 0x2014f8d9 │ │ │ │ ldrmi fp, [ip], -sl, lsr #3 │ │ │ │ - beq 18d864 <__read_chk@plt+0x128490> │ │ │ │ + beq 18d7f4 <__read_chk@plt+0x128420> │ │ │ │ andle r4, r8, r7, lsr #5 │ │ │ │ teqlt r0, r8, ror #18 │ │ │ │ @ instruction: 0x1014f8d9 │ │ │ │ ldc2l 0, cr15, [r4], {204} @ 0xcc │ │ │ │ @ instruction: 0xf10ab908 │ │ │ │ @ instruction: 0xf8560a01 │ │ │ │ strcc r5, [r1], #-3844 @ 0xfffff0fc │ │ │ │ @@ -176348,146 +176320,146 @@ │ │ │ │ @ instruction: 0xf8d9d035 │ │ │ │ mvnlt r3, r0, lsl r0 │ │ │ │ eorcc pc, r7, r8, asr r8 @ │ │ │ │ @ instruction: 0xf7ff6918 │ │ │ │ andls pc, r0, fp, lsr #31 │ │ │ │ stmdavs r0, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0f1b1a0 │ │ │ │ - strmi pc, [r5], -sp, lsr #27 │ │ │ │ + @ instruction: 0x4605fd55 │ │ │ │ @ instruction: 0xf06c4668 │ │ │ │ msrlt SPSR_fsc, r9, lsr #25 │ │ │ │ - blmi 7a3fe4 <__read_chk@plt+0x73ec10> │ │ │ │ + blmi 7a3f74 <__read_chk@plt+0x73eba0> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 16b7e8 <__read_chk@plt+0x106414> │ │ │ │ + blls 16b778 <__read_chk@plt+0x1063a4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1250300 │ │ │ │ andlt r4, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ andcs r4, r5, #344064 @ 0x54000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib r8, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - blmi 523fec <__read_chk@plt+0x4bec18> │ │ │ │ + stmib r0, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + blmi 523f7c <__read_chk@plt+0x4beba8> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 16b810 <__read_chk@plt+0x10643c> │ │ │ │ + blls 16b7a0 <__read_chk@plt+0x1063cc> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r1, r0, lsl #6 │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ @ instruction: 0xf0f147f0 │ │ │ │ - bmi 480dd0 <__read_chk@plt+0x41b9fc> │ │ │ │ + bmi 480c00 <__read_chk@plt+0x41b82c> │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf8d9bf08 │ │ │ │ rscle r0, sp, r4, lsl r0 │ │ │ │ - ldm r2!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb sl!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ bfi r4, sp, (invalid: 12:11) │ │ │ │ - mlaseq r0, r6, r1, sp │ │ │ │ + eorseq sp, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq sp, r0, ip, lsl #2 │ │ │ │ - andseq r5, r5, lr, ror #4 │ │ │ │ - eorseq sp, r0, r4, ror #1 │ │ │ │ - eorseq sp, r0, r6, asr #1 │ │ │ │ + eorseq sp, r0, ip, ror r1 │ │ │ │ + andseq r5, r5, r2, lsl #3 │ │ │ │ + eorseq sp, r0, r4, asr r1 │ │ │ │ + eorseq sp, r0, r6, lsr r1 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d8f8cc │ │ │ │ strmi fp, [r5], -r4, lsl #1 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r0, {r0, r1, r3, r4, r7, pc} │ │ │ │ - bl 164f560 <__read_chk@plt+0x15ea18c> │ │ │ │ + bl fe44f4f0 <__read_chk@plt+0xfe3ea11c> │ │ │ │ stmdavs r8!, {r2, r9, sl, lr}^ │ │ │ │ - bl 154f568 <__read_chk@plt+0x14ea194> │ │ │ │ + bl fe34f4f8 <__read_chk@plt+0xfe2ea124> │ │ │ │ strmi r6, [r4], #-2222 @ 0xfffff752 │ │ │ │ ldrtmi fp, [r0], -r6, lsr #2 │ │ │ │ @ instruction: 0xf7533408 │ │ │ │ - strmi lr, [r4], #-2890 @ 0xfffff4b6 │ │ │ │ + strmi lr, [r4], #-2946 @ 0xfffff47e │ │ │ │ @ instruction: 0xb12768ef │ │ │ │ strcc r4, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ - bl 11cf584 <__read_chk@plt+0x116a1b0> │ │ │ │ + bl 1fcf514 <__read_chk@plt+0x1f6a140> │ │ │ │ stmdbvs r8!, {r2, sl, lr} │ │ │ │ tstlt r0, r0, lsl #13 │ │ │ │ - bl 104f590 <__read_chk@plt+0xfea1bc> │ │ │ │ + bl 1e4f520 <__read_chk@plt+0x1dea14c> │ │ │ │ stmdbvs r8!, {r7, r9, sl, lr}^ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, sl, ip, sp} │ │ │ │ strbmi sp, [r4], #-106 @ 0xffffff96 │ │ │ │ - bl e4f5a0 <__read_chk@plt+0xdea1cc> │ │ │ │ + bl 1c4f530 <__read_chk@plt+0x1bea15c> │ │ │ │ rsble r2, fp, r0, lsl #28 │ │ │ │ strcc r4, [r3], #-1028 @ 0xfffffbfc │ │ │ │ strcs fp, [r3, -r7, lsl #2] │ │ │ │ strtmi r2, [r7], #-3 │ │ │ │ @ instruction: 0xf0d84438 │ │ │ │ - blmi f505e8 <__read_chk@plt+0xeeb214> │ │ │ │ + blmi f50418 <__read_chk@plt+0xeeb044> │ │ │ │ tstcs r1, sl, ror #16 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi e9e080 <__read_chk@plt+0xe38cac> │ │ │ │ + blmi e9e010 <__read_chk@plt+0xe38c3c> │ │ │ │ stmdavs sl!, {r2, r9, sl, lr} │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi e1e084 <__read_chk@plt+0xdb8cb0> │ │ │ │ + blmi e1e014 <__read_chk@plt+0xdb8c40> │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf753447b │ │ │ │ - stmiavs lr!, {r3, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmiavs lr!, {r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4620b176 │ │ │ │ - bl 5cf5e4 <__read_chk@plt+0x56a210> │ │ │ │ + bl 13cf574 <__read_chk@plt+0x136a1a0> │ │ │ │ strtmi r4, [r0], #-2863 @ 0xfffff4d1 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blmi c5f0a8 <__read_chk@plt+0xbf9cd4> │ │ │ │ + blmi c5f038 <__read_chk@plt+0xbf9c64> │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ - ldcl 7, cr15, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + stc 7, cr15, [lr], #332 @ 0x14c │ │ │ │ cmnlt r6, lr, ror #17 │ │ │ │ @ instruction: 0xf7534620 │ │ │ │ - blmi b8c4c4 <__read_chk@plt+0xb270f0> │ │ │ │ + blmi b8c534 <__read_chk@plt+0xb27160> │ │ │ │ @ instruction: 0xf04f4420 │ │ │ │ ldrbtmi r3, [fp], #-767 @ 0xfffffd01 │ │ │ │ strcc lr, [r0], -sp, asr #19 │ │ │ │ tstcs r1, r6, lsr #22 │ │ │ │ @ instruction: 0xf753447b │ │ │ │ - strtmi lr, [r0], -r6, ror #24 │ │ │ │ - b ffdcf624 <__read_chk@plt+0xffd6a250> │ │ │ │ + @ instruction: 0x4620ec9e │ │ │ │ + bl bcf5b4 <__read_chk@plt+0xb6a1e0> │ │ │ │ strtmi r6, [r0], #-2347 @ 0xfffff6d5 │ │ │ │ mcrmi 1, 1, fp, cr2, cr11, {7} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ tstcs r1, r1, lsl #6 │ │ │ │ ldrbtmi r4, [lr], #-2848 @ 0xfffff4e0 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf7534633 │ │ │ │ - stmdbvs sp!, {r2, r4, r6, sl, fp, sp, lr, pc}^ │ │ │ │ + stmdbvs sp!, {r2, r3, r7, sl, fp, sp, lr, pc}^ │ │ │ │ strtmi fp, [r0], -sp, ror #2 │ │ │ │ - b ff8cf64c <__read_chk@plt+0xff86a278> │ │ │ │ + bl 6cf5dc <__read_chk@plt+0x66a208> │ │ │ │ @ instruction: 0x46334a1b │ │ │ │ ldrbtmi r4, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ stmib sp, {r0, r8, sp}^ │ │ │ │ @ instruction: 0xf04f2500 │ │ │ │ @ instruction: 0xf75332ff │ │ │ │ - strtmi lr, [r0], -r4, asr #24 │ │ │ │ + @ instruction: 0x4620ec7c │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ - blmi 6720e0 <__read_chk@plt+0x60cd0c> │ │ │ │ + blmi 672070 <__read_chk@plt+0x60cc9c> │ │ │ │ @ instruction: 0xe7dc447b │ │ │ │ cmplt lr, r4, asr #8 │ │ │ │ cmnlt pc, r3, lsl #8 │ │ │ │ ldr r2, [r8, r3, lsl #14] │ │ │ │ strmi r2, [r4], #-3840 @ 0xfffff100 │ │ │ │ smladcs r3, r4, pc, fp @ │ │ │ │ ldr r2, [r1, r0, lsl #14] │ │ │ │ strcs fp, [r3, -r7, lsr #2] │ │ │ │ @ instruction: 0xe78e4630 │ │ │ │ strb r4, [r6, r4, lsl #12]! │ │ │ │ @ instruction: 0xe78a4638 │ │ │ │ - @ instruction: 0x001551b8 │ │ │ │ - @ instruction: 0x001551b4 │ │ │ │ - mulseq r5, r0, r1 │ │ │ │ - andseq r5, r5, r0, lsr #3 │ │ │ │ - andseq r5, r5, lr, lsl #3 │ │ │ │ - andseq r5, r5, sl, lsl #3 │ │ │ │ - andseq r5, r5, ip, ror #2 │ │ │ │ - andseq r5, r5, lr, asr #2 │ │ │ │ - andseq r5, r5, ip, ror #2 │ │ │ │ - andseq r5, r5, sl, asr r1 │ │ │ │ - eoreq sl, r9, r0, lsr #32 │ │ │ │ + andseq r5, r5, ip, asr #1 │ │ │ │ + andseq r5, r5, r8, asr #1 │ │ │ │ + andseq r5, r5, r4, lsr #1 │ │ │ │ + ldrheq r5, [r5], -r4 │ │ │ │ + andseq r5, r5, r2, lsr #1 │ │ │ │ + mulseq r5, lr, r0 │ │ │ │ + andseq r5, r5, r0, lsl #1 │ │ │ │ + andseq r5, r5, r2, rrx │ │ │ │ + andseq r5, r5, r0, lsl #1 │ │ │ │ + andseq r5, r5, lr, rrx │ │ │ │ + eoreq r9, r9, r4, lsr #30 │ │ │ │ strt fp, [sp], r0, lsl #2 │ │ │ │ svclt 0x00004770 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8, ip, asr #17] │ │ │ │ ldcleq 6, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ @@ -176498,77 +176470,77 @@ │ │ │ │ stmdacc r6, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ @ instruction: 0x46063538 │ │ │ │ andcs r4, r9, r9, ror r4 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmdacc ip, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - blx ffacdd08 <__read_chk@plt+0xffa68934> │ │ │ │ + blx fe4cdc98 <__read_chk@plt+0xfe4688c4> │ │ │ │ @ instruction: 0xf8dfb996 │ │ │ │ @ instruction: 0xf8df2520 │ │ │ │ ldrbtmi r3, [sl], #-1304 @ 0xfffffae8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmdacc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0x46308278 │ │ │ │ ldcleq 6, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ - bcs 12bab8 <__read_chk@plt+0xc66e4> │ │ │ │ + bcs 12ba48 <__read_chk@plt+0xc6674> │ │ │ │ rsbhi pc, fp, #0 │ │ │ │ @ instruction: 0x46334637 │ │ │ │ @ instruction: 0xf8532400 │ │ │ │ strcc r5, [r1], #-3844 @ 0xfffff0fc │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ strbtne pc, [r4], #2271 @ 0x8df @ │ │ │ │ ldrbtmi r6, [r9], #-2064 @ 0xfffff7f0 │ │ │ │ - blx 1b4dd42 <__read_chk@plt+0x1ae896e> │ │ │ │ + blx 1b4dcd2 <__read_chk@plt+0x1ae88fe> │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ ldmdavs r0!, {r0, r6, r8, ip, lr, pc} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8245 │ │ │ │ ssatmi sl, #18, r0, asr #9 │ │ │ │ strmi r4, [r4], -r2, lsl #12 │ │ │ │ strd r4, [r6], -sl │ │ │ │ svccs 0x0004f859 │ │ │ │ - bleq 18de60 <__read_chk@plt+0x128a8c> │ │ │ │ + bleq 18ddf0 <__read_chk@plt+0x128a1c> │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r0, {r0, r1, r5, r9, pc}^ │ │ │ │ @ instruction: 0xf7534651 │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4603d1f2 │ │ │ │ ldrmi r4, [r8], r0, lsr #12 │ │ │ │ movwls r4, #22169 @ 0x5699 │ │ │ │ svclt 0x000845cb │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ - bl feb85a84 <__read_chk@plt+0xfeb206b0> │ │ │ │ + bl feb85a14 <__read_chk@plt+0xfeb20640> │ │ │ │ @ instruction: 0xf0f10408 │ │ │ │ - pkhtbmi pc, r2, pc, asr #21 @ │ │ │ │ + strmi pc, [r2], r7, lsl #21 │ │ │ │ addeq lr, r4, r6, lsl #22 │ │ │ │ - @ instruction: 0xff5af0f0 │ │ │ │ + @ instruction: 0xff02f0f0 │ │ │ │ eorge pc, r4, r6, asr #16 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ eoreq pc, r9, r6, asr r8 @ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ stmdbeq r8, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8469c05 │ │ │ │ ldmdavs r3!, {r0, r3, r5} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ ldrtmi r8, [r3], -sp, lsl #4 │ │ │ │ svccs 0x0004f853 │ │ │ │ - bcs 11ea9c <__read_chk@plt+0xb96c8> │ │ │ │ + bcs 11ea2c <__read_chk@plt+0xb9658> │ │ │ │ stccs 1, cr13, [r1], {250} @ 0xfa │ │ │ │ mvnshi pc, r0 │ │ │ │ ldrbcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ ldmdavs sl, {r3, r8, r9, ip, pc} │ │ │ │ movtpl pc, #1282 @ 0x502 @ │ │ │ │ addeq pc, r0, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blge 471f0c <__read_chk@plt+0x40cb38> │ │ │ │ + blge 471e9c <__read_chk@plt+0x40cac8> │ │ │ │ ldrmi sl, [pc], -ip, lsl #24 │ │ │ │ movwls sl, #22798 @ 0x590e │ │ │ │ mrsls r2, (UNDEF: 57) │ │ │ │ cmppmi fp, sp, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x272d603b │ │ │ │ andsvs r6, r3, r3, lsr #32 │ │ │ │ movwcc lr, #59853 @ 0xe9cd │ │ │ │ @@ -176578,77 +176550,77 @@ │ │ │ │ @ instruction: 0xf5b37f01 │ │ │ │ andle r6, r2, r0, lsl #31 │ │ │ │ addsmi r6, sl, #4325376 @ 0x420000 │ │ │ │ vfma.f32 , , q11 │ │ │ │ @ instruction: 0xf04f494c │ │ │ │ strtmi r0, [r0], -r0, lsl #20 │ │ │ │ andge pc, r3, r9, lsl #16 │ │ │ │ - blx e4f8f4 <__read_chk@plt+0xdea520> │ │ │ │ + blx e4f884 <__read_chk@plt+0xdea4b0> │ │ │ │ strbmi r6, [r8], -r7, lsr #16 │ │ │ │ @ instruction: 0xf0426aba │ │ │ │ adcsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ - blx ff74deda <__read_chk@plt+0xff6e8b06> │ │ │ │ + blx fe14de6a <__read_chk@plt+0xfe0e8a96> │ │ │ │ @ instruction: 0x46206078 │ │ │ │ - blx b4f90c <__read_chk@plt+0xaea538> │ │ │ │ + blx b4f89c <__read_chk@plt+0xaea4c8> │ │ │ │ ldmibmi r6!, {r0, r1, r2, r5, fp, sp, lr}^ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2747 @ 0xfffff545 │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf75262bb │ │ │ │ - stmdavs r7!, {r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blx ff2cdefe <__read_chk@plt+0xff268b2a> │ │ │ │ + stmdavs r7!, {r1, r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + blx 1ccde8e <__read_chk@plt+0x1c68aba> │ │ │ │ @ instruction: 0x46206078 │ │ │ │ - blx 6cf930 <__read_chk@plt+0x66a55c> │ │ │ │ + blx 6cf8c0 <__read_chk@plt+0x66a4ec> │ │ │ │ strbmi r6, [r8], -r7, lsr #16 │ │ │ │ @ instruction: 0xf0426aba │ │ │ │ adcsvs r0, sl, #536870912 @ 0x20000000 │ │ │ │ - blx fefcdf16 <__read_chk@plt+0xfef68b42> │ │ │ │ + blx 19cdea6 <__read_chk@plt+0x1968ad2> │ │ │ │ @ instruction: 0x46206078 │ │ │ │ - blx 3cf948 <__read_chk@plt+0x36a574> │ │ │ │ + blx 3cf8d8 <__read_chk@plt+0x36a504> │ │ │ │ stmibmi r8!, {r0, r1, r2, r5, fp, sp, lr}^ │ │ │ │ ldrbmi r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r6, [r9], #-2747 @ 0xfffff545 │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ @ instruction: 0xf75262bb │ │ │ │ - bls 30d9f0 <__read_chk@plt+0x2a861c> │ │ │ │ + bls 30da60 <__read_chk@plt+0x2a868c> │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ strbmi r9, [r8], -r0, lsl #4 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - bl 4cf8cc <__read_chk@plt+0x46a4f8> │ │ │ │ + bl 12cf85c <__read_chk@plt+0x126a488> │ │ │ │ @ instruction: 0xf77c4620 │ │ │ │ stmdavs r7!, {r0, r1, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fefe34ac <__read_chk@plt+0xfef7e0d8> │ │ │ │ + bvs fefe343c <__read_chk@plt+0xfef7e068> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f162bb │ │ │ │ - ldmibmi sl, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ + ldmibmi sl, {r0, r1, r2, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r6, r5, #120 @ 0x78 │ │ │ │ @ instruction: 0x46504479 │ │ │ │ - svc 0x0084f752 │ │ │ │ + svc 0x00bcf752 │ │ │ │ @ instruction: 0x46036832 │ │ │ │ strbmi r2, [r8], -r1, lsl #2 │ │ │ │ andls r6, r0, #1179648 @ 0x120000 │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ - b ffdcf904 <__read_chk@plt+0xffd6a530> │ │ │ │ + bl bcf894 <__read_chk@plt+0xb6a4c0> │ │ │ │ @ instruction: 0xf77c4620 │ │ │ │ stmdavs r7!, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - bvs fefe34e4 <__read_chk@plt+0xfef7e110> │ │ │ │ + bvs fefe3474 <__read_chk@plt+0xfef7e0a0> │ │ │ │ movweq pc, #8259 @ 0x2043 @ │ │ │ │ @ instruction: 0xf0f162bb │ │ │ │ - ldmdavs r3!, {r0, r1, r3, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - blcs 129db4 <__read_chk@plt+0xc49e0> │ │ │ │ + ldmdavs r3!, {r0, r1, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + blcs 129d44 <__read_chk@plt+0xc4970> │ │ │ │ cmnphi r7, r0 @ p-variant is OBSOLETE │ │ │ │ ldrtmi r4, [r0], sl, asr #23 │ │ │ │ svcge 0x000b9a06 │ │ │ │ ldmpl r3, {r0, r4, r6, r7, r9, sl, lr}^ │ │ │ │ - blmi ff336804 <__read_chk@plt+0xff2d1430> │ │ │ │ + blmi ff336794 <__read_chk@plt+0xff2d13c0> │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ andcs lr, r7, #10 │ │ │ │ cmphi sl, r8, lsr r6 │ │ │ │ - beq 18e020 <__read_chk@plt+0x128c4c> │ │ │ │ - @ instruction: 0xf81ef0d8 │ │ │ │ + beq 18dfb0 <__read_chk@plt+0x128bdc> │ │ │ │ + @ instruction: 0xffc6f0d7 │ │ │ │ svccc 0x0004f858 │ │ │ │ subsle r2, r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf77c4620 │ │ │ │ stmdavs r2!, {r0, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46304651 │ │ │ │ @ instruction: 0xf0436a93 │ │ │ │ addsvs r0, r3, #134217730 @ 0x8000002 │ │ │ │ @@ -176656,277 +176628,277 @@ │ │ │ │ orrslt r6, r8, r8, lsr r0 │ │ │ │ @ instruction: 0xf77c4620 │ │ │ │ @ instruction: 0xf8d4f9a3 │ │ │ │ ldmdavs r8!, {ip, sp, pc} │ │ │ │ ldrdcs pc, [r8], -fp @ │ │ │ │ andeq pc, r2, #66 @ 0x42 │ │ │ │ eorcs pc, r8, fp, asr #17 │ │ │ │ - blx 124e002 <__read_chk@plt+0x11e8c2e> │ │ │ │ + blx ffc4df90 <__read_chk@plt+0xffbe8bbc> │ │ │ │ @ instruction: 0xf8cb6823 │ │ │ │ @ instruction: 0xf04f0004 │ │ │ │ cmphi sl, r4, lsl #4 │ │ │ │ @ instruction: 0xf77c4620 │ │ │ │ @ instruction: 0xf8d8f98f │ │ │ │ @ instruction: 0xf8d43000 │ │ │ │ ldmdavs r8, {ip, sp, pc}^ │ │ │ │ svclt 0x00082d00 │ │ │ │ @ instruction: 0xf0f1465d │ │ │ │ - @ instruction: 0xf8cbfb31 │ │ │ │ + @ instruction: 0xf8cbfad9 │ │ │ │ @ instruction: 0xf8d40004 │ │ │ │ - blls 27dc6c <__read_chk@plt+0x218898> │ │ │ │ + blls 27dbfc <__read_chk@plt+0x218828> │ │ │ │ subcc pc, r0, fp, asr #17 │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - @ instruction: 0xf9d4f0f1 │ │ │ │ + @ instruction: 0xf97cf0f1 │ │ │ │ ldmdavs sl!, {r0, r1, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf8cb9907 │ │ │ │ stmib r3, {r2, r3, r4, r5}^ │ │ │ │ stmdbls r6, {r0, r1, r2, r8, fp, ip} │ │ │ │ vst4.32 {d22,d24,d26,d28}, [pc :64], r9 │ │ │ │ @ instruction: 0xf8c37100 │ │ │ │ addsvs r9, r9, #36 @ 0x24 │ │ │ │ @ instruction: 0xd1aa2a00 │ │ │ │ andeq pc, r4, #79 @ 0x4f │ │ │ │ @ instruction: 0xf858815a │ │ │ │ @ instruction: 0xf10a3f04 │ │ │ │ - blcs 1144ac <__read_chk@plt+0xaf0d8> │ │ │ │ - blls 34635c <__read_chk@plt+0x2e0f88> │ │ │ │ + blcs 11443c <__read_chk@plt+0xaf068> │ │ │ │ + blls 3462ec <__read_chk@plt+0x2e0f18> │ │ │ │ ldmibmi r7, {r0, r2, r9, sp} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ @ instruction: 0xf752681e │ │ │ │ - ldmibmi r5, {r1, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmibmi r5, {r1, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ andcs r4, r5, #4, 12 @ 0x400000 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr2, cr2, {2} │ │ │ │ + svc 0x002af752 │ │ │ │ andls r4, r0, r3, lsr #12 │ │ │ │ ldrtmi r4, [r0], -sl, lsr #12 │ │ │ │ strcs r9, [r0], #-2313 @ 0xfffff6f7 │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ - blx feb4facc <__read_chk@plt+0xfeaea6f8> │ │ │ │ + blx feb4fa5c <__read_chk@plt+0xfeaea688> │ │ │ │ ldmdavs lr, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf8d6e671 │ │ │ │ @ instruction: 0xf1bbb000 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0x463380f0 │ │ │ │ ldrbmi r4, [lr], -r5, lsl #12 │ │ │ │ ldmdavs r0!, {r0, r3, r4, r7, r9, sl, lr}^ │ │ │ │ - stmia r0!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r8, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbvs r0!, {r2, r9, sl, lr}^ │ │ │ │ tstlt r0, r0, lsl #13 │ │ │ │ - ldm sl, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r2, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdbvs r0!, {r7, r9, sl, lr} │ │ │ │ tstlt r8, r8, lsl #8 │ │ │ │ - ldm r4, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb ip, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ svcvs 0x0004f857 │ │ │ │ strmi r4, [r4], #-1092 @ 0xfffffbbc │ │ │ │ strtmi r4, [ip], -r5, lsr #8 │ │ │ │ mvnle r2, r0, lsl #28 │ │ │ │ @ instruction: 0xf8db464e │ │ │ │ @ instruction: 0xf7530000 │ │ │ │ - svcls 0x0007e8c8 │ │ │ │ + svcls 0x0007e900 │ │ │ │ strtmi r4, [r5], #-1541 @ 0xfffff9fb │ │ │ │ @ instruction: 0xf7534638 │ │ │ │ - strtmi lr, [r8], #-2242 @ 0xfffff73e │ │ │ │ + strtmi lr, [r8], #-2298 @ 0xfffff706 │ │ │ │ addvs pc, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0xf8f2f0d8 │ │ │ │ + @ instruction: 0xf89af0d8 │ │ │ │ @ instruction: 0x46814973 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf7522000 │ │ │ │ - ldmdavs r2!, {r1, r2, r3, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + ldmdavs r2!, {r1, r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ strbmi r4, [r8], -r3, lsl #12 │ │ │ │ @ instruction: 0xf04f6811 │ │ │ │ strdls r3, [r1, -pc] │ │ │ │ strls r2, [r0, -r1, lsl #2] │ │ │ │ - b 7cfab4 <__read_chk@plt+0x76a6e0> │ │ │ │ + b 15cfa44 <__read_chk@plt+0x156a670> │ │ │ │ @ instruction: 0xf7534648 │ │ │ │ - stmdbmi sl!, {r3, r5, r7, fp, sp, lr, pc}^ │ │ │ │ + stmdbmi sl!, {r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ strmi r2, [r4], -r5, lsl #4 │ │ │ │ andcs r4, r0, r9, ror r4 │ │ │ │ - mrc 7, 4, APSR_nzcv, cr8, cr2, {2} │ │ │ │ + mrc 7, 6, APSR_nzcv, cr0, cr2, {2} │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ tstcs r1, r3, lsl #12 │ │ │ │ andeq lr, r4, r9, lsl #22 │ │ │ │ - b 34fad8 <__read_chk@plt+0x2ea704> │ │ │ │ + b 114fa68 <__read_chk@plt+0x10ea694> │ │ │ │ orrlt r6, r5, #3473408 @ 0x350000 │ │ │ │ ldrdlt pc, [r8, pc] │ │ │ │ @ instruction: 0xf8df46b0 │ │ │ │ strcs sl, [r0, #-392] @ 0xfffffe78 │ │ │ │ ldrbtmi sl, [fp], #3851 @ 0xf0b │ │ │ │ @ instruction: 0xe01244fa │ │ │ │ strcc lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ - blmi 189a1b0 <__read_chk@plt+0x1834ddc> │ │ │ │ + blmi 189a140 <__read_chk@plt+0x1834d6c> │ │ │ │ andpl lr, r0, #3358720 @ 0x334000 │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf753447b │ │ │ │ - ldmdavs fp!, {r1, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ + ldmdavs fp!, {r1, r3, r5, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ - @ instruction: 0xff3af0d7 │ │ │ │ + mcr2 0, 7, pc, cr2, cr7, {6} @ │ │ │ │ svccc 0x0004f858 │ │ │ │ @ instruction: 0x4629b19b │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ strmi pc, [r4], -r3, lsl #25 │ │ │ │ eorsvs r4, ip, r8, asr #12 │ │ │ │ - ldmda r0!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r8!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ strcc r4, [r1, #-1096] @ 0xfffffbb8 │ │ │ │ @ instruction: 0x4653685a │ │ │ │ bicsle r2, fp, r0, lsl #24 │ │ │ │ @ instruction: 0x465c465b │ │ │ │ @ instruction: 0x4648e7d8 │ │ │ │ stmdaeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ - stmda r0!, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldm r8, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r4, [r2], -sl, asr #22 │ │ │ │ streq lr, [r0], #-2825 @ 0xfffff4f7 │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ ldmdahi pc, {r3, r6, r9, sl, lr} @ │ │ │ │ @ instruction: 0xf829789b │ │ │ │ vhadd.s8 d7, d13, d2 │ │ │ │ adcvc r4, r3, ip, asr #14 │ │ │ │ @ instruction: 0xf79a2400 │ │ │ │ stmdbmi r3, {r0, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7524479 │ │ │ │ - @ instruction: 0xf44fee42 │ │ │ │ + @ instruction: 0xf44fee7a │ │ │ │ strmi r6, [r1], -r0, lsl #5 │ │ │ │ @ instruction: 0xf7534640 │ │ │ │ - @ instruction: 0x4643e93c │ │ │ │ + @ instruction: 0x4643e974 │ │ │ │ @ instruction: 0x461e46b0 │ │ │ │ strbmi pc, [fp], #-2189 @ 0xfffff773 @ │ │ │ │ vst1.8 {d18-d21}, [pc], r0 │ │ │ │ ldrmi r6, [r1], -r0, lsl #7 │ │ │ │ stmib sp, {r3, r4, r5, r9, sl, lr}^ │ │ │ │ stmib sp, {r1, sl, lr}^ │ │ │ │ @ instruction: 0xf0d36400 │ │ │ │ - andcs pc, sl, #3, 26 @ 0xc0 │ │ │ │ + andcs pc, sl, #43776 @ 0xab00 │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ - stmia ip, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmdb r4, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ adcmi r1, sl, #1056 @ 0x420 │ │ │ │ andeq pc, r0, r0, asr #3 │ │ │ │ movwcs fp, #4012 @ 0xfac │ │ │ │ - b 5daa74 <__read_chk@plt+0x5756a0> │ │ │ │ + b 5daa04 <__read_chk@plt+0x575630> │ │ │ │ ldrdle r7, [r5], #48 @ 0x30 @ │ │ │ │ eoreq pc, r2, r8, asr r8 @ │ │ │ │ - @ instruction: 0xf8d2f0f1 │ │ │ │ + @ instruction: 0xf87af0f1 │ │ │ │ str r4, [r2, #1542]! @ 0x606 │ │ │ │ @ instruction: 0xe60a465c │ │ │ │ - blmi 6e4730 <__read_chk@plt+0x67f35c> │ │ │ │ + blmi 6e46c0 <__read_chk@plt+0x67f2ec> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, ip, asr #16 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdavs r0!, {r0, r1, r3, r4, r8, ip, lr, pc} │ │ │ │ ldcleq 6, cr15, [r4, #-52] @ 0xffffffcc │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ - ldmlt ip!, {r0, r4, r5, r6, r7, ip, sp, lr, pc} │ │ │ │ - bls 2a4af4 <__read_chk@plt+0x23f720> │ │ │ │ + stmdalt r4!, {r0, r4, r5, r6, r7, ip, sp, lr, pc}^ │ │ │ │ + bls 2a4a84 <__read_chk@plt+0x23f6b0> │ │ │ │ movwls r5, #35027 @ 0x88d3 │ │ │ │ @ instruction: 0xf502681a │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ stmdacs r0, {r7, r9} │ │ │ │ ldclge 4, cr15, [sp, #508]! @ 0x1fc │ │ │ │ strmi r4, [r4], -r3, lsl #13 │ │ │ │ ldrmi lr, [sp], -pc, lsr #14 │ │ │ │ ldrmi lr, [r6], -pc, ror #13 │ │ │ │ @ instruction: 0x465ce57b │ │ │ │ @ instruction: 0xf752e729 │ │ │ │ - svclt 0x0000ed74 │ │ │ │ - eorseq ip, r0, r6, ror #29 │ │ │ │ - ldrsbteq ip, [r0], -ip │ │ │ │ - ldrheq r5, [r5], -r8 │ │ │ │ - andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq ip, [r0], -r6 │ │ │ │ - andseq r6, r4, r6, ror r2 │ │ │ │ - andseq r6, r4, r0, ror #4 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andseq r4, r5, r6, asr #31 │ │ │ │ - @ instruction: 0x00154fb6 │ │ │ │ - andseq r4, r5, r4, asr #31 │ │ │ │ + svclt 0x0000edac │ │ │ │ + eorseq ip, r0, r6, asr pc │ │ │ │ + eorseq ip, r0, ip, asr #30 │ │ │ │ + andseq r4, r5, ip, asr #31 │ │ │ │ + andeq r0, r0, ip, asr #18 │ │ │ │ + eorseq ip, r0, r6, lsr #30 │ │ │ │ + andseq r6, r4, sl, lsl #3 │ │ │ │ + andseq r6, r4, r4, ror r1 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + @ instruction: 0x00154eda │ │ │ │ + andseq r4, r5, sl, asr #29 │ │ │ │ + @ instruction: 0x00154ed8 │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffa01 │ │ │ │ - andseq r4, r5, r2, lsl #30 │ │ │ │ - eoreq r9, r7, r8, lsr #15 │ │ │ │ - andseq r4, r5, r6, lsr sp │ │ │ │ - andseq r4, r4, ip, lsl #18 │ │ │ │ - eoreq r9, r9, r2, lsr #23 │ │ │ │ - andseq r6, r4, r8, lsl #26 │ │ │ │ - andseq r4, r5, r8, lsr #26 │ │ │ │ - andseq r2, r5, r4, lsl #28 │ │ │ │ - andseq r4, r4, r8, lsr #17 │ │ │ │ - ldrshteq ip, [r0], -ip │ │ │ │ + andseq r4, r5, r6, lsl lr │ │ │ │ + strhteq r9, [r7], -ip │ │ │ │ + andseq r4, r5, sl, asr #24 │ │ │ │ + andseq r4, r4, r0, lsr #16 │ │ │ │ + eoreq r9, r9, r6, lsr #21 │ │ │ │ + andseq r6, r4, ip, lsl ip │ │ │ │ + andseq r4, r5, ip, lsr ip │ │ │ │ + andseq r2, r5, r8, lsl sp │ │ │ │ + @ instruction: 0x001447bc │ │ │ │ + eorseq ip, r0, ip, ror #20 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00b8f8cc │ │ │ │ - blmi fedfe16c <__read_chk@plt+0xfed98d98> │ │ │ │ + blmi fedfe0fc <__read_chk@plt+0xfed98d28> │ │ │ │ @ instruction: 0xf8df2400 │ │ │ │ strmi r9, [fp], ip, asr #5 │ │ │ │ andls r4, r1, #7340032 @ 0x700000 │ │ │ │ - bmi fed6333c <__read_chk@plt+0xfecfdf68> │ │ │ │ + bmi fed632cc <__read_chk@plt+0xfecfdef8> │ │ │ │ ldrbtmi r9, [sl], #-1030 @ 0xfffffbfa │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ stmdavs fp, {r8, r9} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cdpmi 1, 10, cr8, cr12, cr3, {2} │ │ │ │ ldrbtmi r4, [lr], #-1549 @ 0xfffff9f3 │ │ │ │ @ instruction: 0x46316818 │ │ │ │ - stmda ip, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r4, {r0, r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strcc fp, [r1], #-2304 @ 0xfffff700 │ │ │ │ svccc 0x0004f855 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ adceq r3, r4, r1, lsl #8 │ │ │ │ @ instruction: 0xf0d74620 │ │ │ │ - strtmi pc, [r2], -fp, asr #31 │ │ │ │ + qsub16mi pc, r2, r3 @ │ │ │ │ strmi r2, [r6], -r0, lsl #2 │ │ │ │ - b 14cfce4 <__read_chk@plt+0x146a910> │ │ │ │ - blls 17e43c <__read_chk@plt+0x119068> │ │ │ │ + b fe2cfc74 <__read_chk@plt+0xfe26a8a0> │ │ │ │ + blls 17e3cc <__read_chk@plt+0x118ff8> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ ldrcc r8, [r4, -r8, lsl #2] │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - blmi fe832388 <__read_chk@plt+0xfe7ccfb4> │ │ │ │ + blmi fe832318 <__read_chk@plt+0xfe7ccf44> │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ - beq 14e0f8 <__read_chk@plt+0xe8d24> │ │ │ │ + beq 14e088 <__read_chk@plt+0xe8cb4> │ │ │ │ ldrbtmi r9, [fp], #-1797 @ 0xfffff8fb │ │ │ │ - blmi fe776bd0 <__read_chk@plt+0xfe7117fc> │ │ │ │ + blmi fe776b60 <__read_chk@plt+0xfe71178c> │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldrbtmi r4, [fp], #-2968 @ 0xfffff468 │ │ │ │ eor r9, r6, r4, lsl #6 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r7, fp, sp, lr} │ │ │ │ - b 1d06188 <__read_chk@plt+0x1ca0db4> │ │ │ │ + b 1d06118 <__read_chk@plt+0x1ca0d44> │ │ │ │ svceq 0x00c90108 │ │ │ │ stmdacs r0, {r3, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ tstcs r0, r4, lsl pc │ │ │ │ tstpeq r1, r1 @ p-variant is OBSOLETE │ │ │ │ cmnle r7, r0, lsl #18 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ addhi pc, pc, r0 │ │ │ │ - bcs 12c4e0 <__read_chk@plt+0xc710c> │ │ │ │ + bcs 12c470 <__read_chk@plt+0xc709c> │ │ │ │ addshi pc, lr, r0 │ │ │ │ @ instruction: 0xf10a4638 │ │ │ │ - @ instruction: 0xf1370401 │ │ │ │ - @ instruction: 0xf04ffbfb │ │ │ │ + @ instruction: 0xf7ff0401 │ │ │ │ + @ instruction: 0xf04ffbf7 │ │ │ │ @ instruction: 0x460338ff │ │ │ │ eorcc pc, sl, r6, asr #16 │ │ │ │ stmdage r6, {r1, r5, r7, r9, sl, lr} │ │ │ │ - stc2 0, cr15, [r4], {240} @ 0xf0 │ │ │ │ + stc2 0, cr15, [ip], #-960 @ 0xfffffc40 │ │ │ │ svccc 0x0004f85b │ │ │ │ svcls 0x0006b1f3 │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ ldmdavs r9!, {r1, r3, r4, r7, pc}^ │ │ │ │ bicsle r2, r1, r0, lsl #18 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ stmdavs r0!, {r0, r1, r2, r3, r4, r5, r6, r8, fp, lr} │ │ │ │ - @ instruction: 0xf7524479 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ - blls 186760 <__read_chk@plt+0x12138c> │ │ │ │ + @ instruction: 0xf7534479 │ │ │ │ + stmdacs r0, {r1, r2, r5, fp, sp, lr, pc} │ │ │ │ + blls 1866f0 <__read_chk@plt+0x12131c> │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdbvs r0!, {r0, r1, r2, r3, r5, r7, pc}^ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf0f180af │ │ │ │ - @ instruction: 0xf85bf939 │ │ │ │ + @ instruction: 0xf85bf8e1 │ │ │ │ rsbsvs r3, r8, r4, lsl #30 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ @ instruction: 0xf1ba9f05 │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf846809b │ │ │ │ ldmdavs fp!, {r1, r3, r5, ip, sp} │ │ │ │ @ instruction: 0x4638b113 │ │ │ │ @@ -176935,94 +176907,94 @@ │ │ │ │ @ instruction: 0x4611603e │ │ │ │ andcc pc, r3, r9, asr r8 @ │ │ │ │ @ instruction: 0xf503681b │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50005d4 │ │ │ │ strhcc r5, [ip], -ip │ │ │ │ @ instruction: 0xff24f037 │ │ │ │ - blmi 18e4a38 <__read_chk@plt+0x187f664> │ │ │ │ + blmi 18e49c8 <__read_chk@plt+0x187f5f4> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 2ec108 <__read_chk@plt+0x286d34> │ │ │ │ + blls 2ec098 <__read_chk@plt+0x286cc4> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strhlt r8, [r9], -r2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ svceq 0x0000f1b8 │ │ │ │ stmdbmi r1!, {r1, r3, r4, r7, r8, r9, fp, ip, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-24 @ 0xffffffe8 │ │ │ │ tstpne r8, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ smlalbblt r6, r1, r9, r8 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ stmdavs r0!, {r0, r2, r3, r4, r6, r8, fp, lr} │ │ │ │ @ instruction: 0xf7524479 │ │ │ │ - stmdacs r0, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ ldmvs r9!, {r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ orrle r2, r7, r0, lsl #18 │ │ │ │ tstcs r8, r4, lsl #22 │ │ │ │ tstpcc r8, r1, lsl #22 @ p-variant is OBSOLETE │ │ │ │ stmdbcs r0, {r0, r3, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dbd080 │ │ │ │ ldmdbmi r5, {lr}^ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ - svc 0x008ef752 │ │ │ │ + svc 0x00c6f752 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 17dedc <__read_chk@plt+0x118b08> │ │ │ │ + blls 17de6c <__read_chk@plt+0x118a98> │ │ │ │ cmnle r0, r0, lsl #22 │ │ │ │ stmdacs r0, {r5, r6, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xf0f1d070 │ │ │ │ - ldrsbtvs pc, [r8], #139 @ 0x8b @ │ │ │ │ + rscsvs pc, r8, r3, lsl #17 │ │ │ │ @ instruction: 0xf8dbe782 │ │ │ │ stmdbls r2, {lr} │ │ │ │ @ instruction: 0xf7526820 │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ svcge 0x0068f47f │ │ │ │ - blcs 138d2c <__read_chk@plt+0xd3958> │ │ │ │ + blcs 138cbc <__read_chk@plt+0xd38e8> │ │ │ │ stmdbvs r0!, {r0, r1, r2, r6, r8, ip, lr, pc}^ │ │ │ │ suble r2, r7, r0, lsl #16 │ │ │ │ - @ instruction: 0xf8c8f0f1 │ │ │ │ + @ instruction: 0xf870f0f1 │ │ │ │ @ instruction: 0xe76f6178 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ stmdavs r0!, {r0, r1, r8, fp, ip, pc} │ │ │ │ - svc 0x0068f752 │ │ │ │ + svc 0x00a0f752 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - blls 17deb0 <__read_chk@plt+0x118adc> │ │ │ │ + blls 17de40 <__read_chk@plt+0x118a6c> │ │ │ │ stmibvs r0!, {r0, r1, r6, r8, r9, ip, sp, pc}^ │ │ │ │ - blx 1ed0150 <__read_chk@plt+0x1e6ad7c> │ │ │ │ + blx 1ed00e0 <__read_chk@plt+0x1e6ad0c> │ │ │ │ svcls 0x00066138 │ │ │ │ @ instruction: 0xf0f0e750 │ │ │ │ - @ instruction: 0xf8dbfbcd │ │ │ │ + @ instruction: 0xf8dbfb75 │ │ │ │ strmi r3, [r4], -r0 │ │ │ │ ldmvs r8, {r1, r2, ip, pc}^ │ │ │ │ - @ instruction: 0xf8acf0f1 │ │ │ │ + @ instruction: 0xf854f0f1 │ │ │ │ ldcmi 0, cr6, [r6], #-128 @ 0xffffff80 │ │ │ │ ldrbtmi r9, [ip], #-3846 @ 0xfffff0fa │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ ldmdavs sp!, {r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf854e006 │ │ │ │ @ instruction: 0xf1080f18 │ │ │ │ stmdacs r0, {r0, fp} │ │ │ │ svcge 0x004bf43f │ │ │ │ @ instruction: 0xf7524629 │ │ │ │ - stmdacs r0, {r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xe744d1f3 │ │ │ │ strb r2, [r9, -r0, lsl #12]! │ │ │ │ ldrb r6, [r5, r0, ror #18] │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ svcge 0x0051f47f │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ svcge 0x004df47f │ │ │ │ @ instruction: 0x371ce730 │ │ │ │ stmibvs r0!, {r1, r2, r4, r5, r6, r7, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xd1b72800 │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ @ instruction: 0xe727d1b4 │ │ │ │ stmdblt fp!, {r0, r8, r9, fp, ip, pc} │ │ │ │ teqlt r0, r0, ror #18 │ │ │ │ - @ instruction: 0xf878f0f1 │ │ │ │ + @ instruction: 0xf820f0f1 │ │ │ │ @ instruction: 0xe71f60b8 │ │ │ │ stmdacs r0, {r5, r6, r7, r8, fp, sp, lr} │ │ │ │ stmdbvs r0!, {r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ stmibvs r0!, {r3, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ orrle r2, lr, r0, lsl #16 │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ @@ -177030,39 +177002,39 @@ │ │ │ │ strb r2, [r9], r4, lsl #8 │ │ │ │ @ instruction: 0xb122687a │ │ │ │ @ instruction: 0xb12268ba │ │ │ │ smlabbcs r1, r0, r6, r4 │ │ │ │ ldrmi lr, [r0], sl, ror #13 │ │ │ │ @ instruction: 0x4690e710 │ │ │ │ @ instruction: 0xf752e753 │ │ │ │ - svclt 0x0000ebd6 │ │ │ │ + svclt 0x0000ec0e │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq ip, r0, r0, lsr r9 │ │ │ │ - eorseq ip, r0, sl, lsr #18 │ │ │ │ - andseq r4, r5, r6, asr ip │ │ │ │ - andseq r4, r5, sl, lsl #24 │ │ │ │ - andseq r1, r4, r8, lsr r3 │ │ │ │ - ldrhteq r1, [r3], -sl │ │ │ │ - andseq r4, r5, r0, lsr #23 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - eorseq ip, r0, ip, ror #15 │ │ │ │ - eorseq r1, r3, sl, asr #23 │ │ │ │ - andseq r4, r5, r4, lsl fp │ │ │ │ - @ instruction: 0x00154afe │ │ │ │ - eorseq r1, r3, r2, lsl fp │ │ │ │ + eorseq ip, r0, r0, lsr #19 │ │ │ │ + mlaseq r0, sl, r9, ip │ │ │ │ + andseq r4, r5, sl, ror #22 │ │ │ │ + andseq r4, r5, lr, lsl fp │ │ │ │ + andseq r1, r4, ip, asr #4 │ │ │ │ + eorseq r1, r3, sl, lsr #26 │ │ │ │ + @ instruction: 0x00154ab4 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + eorseq ip, r0, ip, asr r8 │ │ │ │ + eorseq r1, r3, sl, lsr ip │ │ │ │ + andseq r4, r5, r8, lsr #20 │ │ │ │ + andseq r4, r5, r2, lsl sl │ │ │ │ + eorseq r1, r3, r2, lsl #23 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec69454 <__read_chk@plt+0xfec04080> │ │ │ │ + bl fec693e4 <__read_chk@plt+0xfec04010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ strmi r0, [r7], -r8, ror #31 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ sbchi pc, ip, r0 │ │ │ │ - blx 134e62a <__read_chk@plt+0x12e9256> │ │ │ │ + blx ffd4e5b8 <__read_chk@plt+0xffce91e4> │ │ │ │ @ instruction: 0x46064978 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - mcrr 7, 5, pc, sl, cr2 @ │ │ │ │ + stc 7, cr15, [r2], {82} @ 0x52 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmibvc r4, {r0, r2, r6, r7, pc} │ │ │ │ svclt 0x00122c22 │ │ │ │ stmibvc r4, {r1, r2, ip, sp}^ │ │ │ │ strmi r3, [r5], -r7 │ │ │ │ svclt 0x00182c00 │ │ │ │ tstle r6, r2, lsr #24 │ │ │ │ @@ -177072,66 +177044,66 @@ │ │ │ │ stccs 0, cr13, [r0], #-4 │ │ │ │ movwcs sp, #503 @ 0x1f7 │ │ │ │ stmdavc r3, {r0, r1, r3, r5, ip, sp, lr} │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ strhtvc r8, [ip], -sl │ │ │ │ ldrtmi r4, [r8], -r7, ror #18 │ │ │ │ @ instruction: 0xf7524479 │ │ │ │ - stmdacs r0, {r3, r5, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r5, r6, sl, fp, sp, lr, pc} │ │ │ │ adchi pc, r0, r0 │ │ │ │ @ instruction: 0x2c227904 │ │ │ │ andcc fp, r4, r2, lsl pc │ │ │ │ andcc r7, r5, r4, asr #18 │ │ │ │ stccs 6, cr4, [r0], {5} │ │ │ │ stccs 15, cr11, [r2], #-96 @ 0xffffffa0 │ │ │ │ and sp, r7, r6, lsl #2 │ │ │ │ svcmi 0x0001f815 │ │ │ │ svclt 0x00182c00 │ │ │ │ andle r2, r1, r2, lsr #24 │ │ │ │ mvnsle r2, r0, lsr #24 │ │ │ │ eorvc r2, fp, r0, lsl #6 │ │ │ │ - blcs 1302fc <__read_chk@plt+0xcaf28> │ │ │ │ + blcs 13028c <__read_chk@plt+0xcaeb8> │ │ │ │ addshi pc, fp, r0, asr #32 │ │ │ │ ldmdbmi r7, {r2, r3, r5, ip, sp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - stc 7, cr15, [r4], {82} @ 0x52 │ │ │ │ + ldc 7, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - bvc 232514 <__read_chk@plt+0x1cd140> │ │ │ │ + bvc 2324a4 <__read_chk@plt+0x1cd0d0> │ │ │ │ svclt 0x00122c22 │ │ │ │ - bvc 121e330 <__read_chk@plt+0x11b8f5c> │ │ │ │ + bvc 121e2c0 <__read_chk@plt+0x11b8eec> │ │ │ │ strmi r3, [r5], -r9 │ │ │ │ svclt 0x00182c00 │ │ │ │ tstle r6, r2, lsr #24 │ │ │ │ @ instruction: 0xf815e007 │ │ │ │ stccs 15, cr4, [r0], {1} │ │ │ │ stccs 15, cr11, [r2], #-96 @ 0xffffffa0 │ │ │ │ stccs 0, cr13, [r0], #-4 │ │ │ │ movwcs sp, #503 @ 0x1f7 │ │ │ │ stmdavc r3, {r0, r1, r3, r5, ip, sp, lr} │ │ │ │ cmnle ip, r0, lsl #22 │ │ │ │ stmdbmi r7, {r2, r3, r5, ip, sp, lr}^ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - bl ff9d008c <__read_chk@plt+0xff96acb8> │ │ │ │ + ldc 7, cr15, [sl], {82} @ 0x52 │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ @ instruction: 0x2c227a04 │ │ │ │ andcc fp, r8, r2, lsl pc │ │ │ │ andcc r7, r9, r4, asr #20 │ │ │ │ stccs 6, cr4, [r0], {5} │ │ │ │ stccs 15, cr11, [r2], #-96 @ 0xffffffa0 │ │ │ │ and sp, r7, r6, lsl #2 │ │ │ │ svcmi 0x0001f815 │ │ │ │ svclt 0x00182c00 │ │ │ │ andle r2, r1, r2, lsr #24 │ │ │ │ mvnsle r2, r0, lsr #24 │ │ │ │ eorvc r2, fp, r0, lsl #6 │ │ │ │ - blcs 130384 <__read_chk@plt+0xcafb0> │ │ │ │ + blcs 130314 <__read_chk@plt+0xcaf40> │ │ │ │ eorvc sp, ip, pc, asr r1 │ │ │ │ @ instruction: 0x46384937 │ │ │ │ @ instruction: 0xf7524479 │ │ │ │ - stmdacs r0, {r1, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmibvc r4, {r0, r2, r6, ip, lr, pc} │ │ │ │ svclt 0x00122c22 │ │ │ │ stmibvc r4, {r1, r2, ip, sp}^ │ │ │ │ strmi r3, [r5], -r7 │ │ │ │ svclt 0x00182c00 │ │ │ │ tstle r6, r2, lsr #24 │ │ │ │ @ instruction: 0xf815e007 │ │ │ │ @@ -177139,15 +177111,15 @@ │ │ │ │ stccs 15, cr11, [r2], #-96 @ 0xffffffa0 │ │ │ │ stccs 0, cr13, [r0], #-4 │ │ │ │ movwcs sp, #503 @ 0x1f7 │ │ │ │ stmdavc r3, {r0, r1, r3, r5, ip, sp, lr} │ │ │ │ cmple r2, r0, lsl #22 │ │ │ │ stmdbmi r8!, {r2, r3, r5, ip, sp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - bl fe950110 <__read_chk@plt+0xfe8ead3c> │ │ │ │ + bl ff7500a0 <__read_chk@plt+0xff6eaccc> │ │ │ │ stmibvc r4, {r4, r8, r9, ip, sp, pc} │ │ │ │ svclt 0x00122c22 │ │ │ │ stmibvc r4, {r1, r2, ip, sp}^ │ │ │ │ strmi r3, [r5], -r7 │ │ │ │ svclt 0x00182c22 │ │ │ │ tstle r6, r0, lsl #24 │ │ │ │ @ instruction: 0xf815e007 │ │ │ │ @@ -177161,32 +177133,32 @@ │ │ │ │ @ instruction: 0xe7786070 │ │ │ │ smmlar r3, r0, r0, r6 │ │ │ │ @ instruction: 0xe7b760b0 │ │ │ │ @ instruction: 0xe79460f0 │ │ │ │ @ instruction: 0x46306130 │ │ │ │ ldrshvs fp, [r0, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0xf0f0e7d1 │ │ │ │ - teqpvs r0, r3, asr pc @ p-variant is OBSOLETE │ │ │ │ + teqpvs r0, fp @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0f0e7eb │ │ │ │ - eorsvs pc, r0, pc, asr #30 │ │ │ │ + ldrshtvs pc, [r0], -r7 @ │ │ │ │ @ instruction: 0xf0f0e741 │ │ │ │ - rsbsvs pc, r0, fp, asr #30 │ │ │ │ + ldrshtvs pc, [r0], #-227 @ 0xffffff1d @ │ │ │ │ @ instruction: 0xf0f0e760 │ │ │ │ - rscsvs pc, r0, r7, asr #30 │ │ │ │ + rscsvs pc, r0, pc, ror #29 │ │ │ │ @ instruction: 0xf0f0e77e │ │ │ │ - adcsvs pc, r0, r3, asr #30 │ │ │ │ + adcsvs pc, r0, fp, ror #29 │ │ │ │ @ instruction: 0xf0f0e79b │ │ │ │ - cmnpvs r0, pc, lsr pc @ p-variant is OBSOLETE │ │ │ │ + cmnpvs r0, r7, ror #29 @ p-variant is OBSOLETE │ │ │ │ svclt 0x0000e7b8 │ │ │ │ - andseq r4, r5, r2, asr #15 │ │ │ │ - andseq r4, r5, r4, ror r7 │ │ │ │ - andseq r4, r5, r2, asr r7 │ │ │ │ - andseq r4, r5, r2, lsl #14 │ │ │ │ - andseq r4, r5, r0, ror #13 │ │ │ │ - mulseq r5, r6, r6 │ │ │ │ + @ instruction: 0x001546d6 │ │ │ │ + andseq r4, r5, r8, lsl #13 │ │ │ │ + andseq r4, r5, r6, ror #12 │ │ │ │ + andseq r4, r5, r6, lsl r6 │ │ │ │ + @ instruction: 0x001545f4 │ │ │ │ + andseq r4, r5, sl, lsr #11 │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ strmi r4, [r6], -pc, lsl #12 │ │ │ │ ldrtmi fp, [r5], -r0, lsr #18 │ │ │ │ eorsvs r4, sp, r0, lsr r6 │ │ │ │ @@ -177194,15 +177166,15 @@ │ │ │ │ tstlt r3, #196608 @ 0x30000 │ │ │ │ strcs r4, [r0, #-1539] @ 0xfffff9fd │ │ │ │ svcmi 0x0004f853 │ │ │ │ strcc r4, [r1, #-1705] @ 0xfffff957 │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ andeq pc, r2, r9, lsl #2 │ │ │ │ addeq r3, r0, r4, lsl #28 │ │ │ │ - stc2l 0, cr15, [r2, #-860] @ 0xfffffca4 │ │ │ │ + stc2l 0, cr15, [sl], #860 @ 0x35c │ │ │ │ @ instruction: 0xf1a04680 │ │ │ │ @ instruction: 0xf8560a04 │ │ │ │ @ instruction: 0xf7ff0f04 │ │ │ │ strbmi pc, [ip, #-3789] @ 0xfffff133 @ │ │ │ │ svceq 0x0004f84a │ │ │ │ streq pc, [r1], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0x4646d1f5 │ │ │ │ @@ -177213,15 +177185,15 @@ │ │ │ │ svclt 0x0000e7d3 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00a8f8cc │ │ │ │ addlt r4, sp, sl, ror #16 │ │ │ │ ldrbtmi r4, [r8], #-2410 @ 0xfffff696 │ │ │ │ - bmi 1be5298 <__read_chk@plt+0x1b7fec4> │ │ │ │ + bmi 1be5228 <__read_chk@plt+0x1b7fe54> │ │ │ │ stmdapl r1, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstls fp, r9, lsl #16 │ │ │ │ tstpeq r0, pc, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldmpl ip, {r0, r3, r8, fp, sp, pc} │ │ │ │ @ instruction: 0xf5036823 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @@ -177236,22 +177208,22 @@ │ │ │ │ @ instruction: 0xff9af7ff │ │ │ │ andcc lr, r9, #3620864 @ 0x374000 │ │ │ │ svclt 0x0008189b │ │ │ │ andle r4, pc, sp, lsl r6 @ │ │ │ │ strmi r3, [r4], -r1, lsl #6 │ │ │ │ addseq r4, lr, r3, asr #13 │ │ │ │ @ instruction: 0xf0d74630 │ │ │ │ - ldrtmi pc, [r2], -pc, ror #25 @ │ │ │ │ + @ instruction: 0x4632fc97 │ │ │ │ strmi r2, [r5], -r0, lsl #2 │ │ │ │ - svc 0x0072f751 │ │ │ │ + svc 0x00aaf751 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldmdblt r4!, {r0, r1, r2, r6, r8, ip, lr, pc}^ │ │ │ │ - blmi 1464ea0 <__read_chk@plt+0x13ffacc> │ │ │ │ + blmi 1464e30 <__read_chk@plt+0x13ffa5c> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 3ec5d0 <__read_chk@plt+0x3871fc> │ │ │ │ + blls 3ec560 <__read_chk@plt+0x38718c> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ strtmi r8, [r8], -ip, lsl #1 │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ stmdavs r6!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rscle r2, sp, r0, lsl #28 │ │ │ │ @ instruction: 0xf10d682b │ │ │ │ @@ -177265,24 +177237,24 @@ │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @ instruction: 0xf0f0000f │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r2, r5, r6, r7, ip, lr, pc} │ │ │ │ suble r2, fp, r0, lsl #22 │ │ │ │ svcvs 0x0004f854 │ │ │ │ sbcle r2, r5, r0, lsl #28 │ │ │ │ strtmi r6, [pc], -fp, lsr #16 │ │ │ │ bicsle r2, lr, r0, lsl #22 │ │ │ │ @ instruction: 0xf10b4630 │ │ │ │ @ instruction: 0xf0f00701 │ │ │ │ - @ instruction: 0xf845fd1f │ │ │ │ + @ instruction: 0xf845fcc7 │ │ │ │ ldrtmi r0, [fp], fp, lsr #32 │ │ │ │ @ instruction: 0xf8d8e7ee │ │ │ │ ldrtmi r6, [r3], r0 │ │ │ │ adcsle r2, r2, r0, lsl #28 │ │ │ │ @ instruction: 0xf04f682b │ │ │ │ @ instruction: 0xf10d0b00 │ │ │ │ strtmi r0, [pc], -r8, lsl #18 │ │ │ │ @@ -177295,241 +177267,241 @@ │ │ │ │ cps #15 │ │ │ │ ldm ip, {r4, r8, r9} │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @ instruction: 0xf0f0000f │ │ │ │ - stmdacs r0, {r0, r1, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdacs r0, {r0, r1, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp!, {r2, r5, r6, r7, ip, lr, pc} │ │ │ │ @ instruction: 0xf858b1d3 │ │ │ │ cdpcs 15, 0, cr6, cr0, cr4, {0} │ │ │ │ stmdavs fp!, {r0, r3, r7, ip, lr, pc} │ │ │ │ - blcs 123f08 <__read_chk@plt+0xbeb34> │ │ │ │ + blcs 123e98 <__read_chk@plt+0xbeac4> │ │ │ │ @ instruction: 0x4630d1df │ │ │ │ streq pc, [r1, -fp, lsl #2] │ │ │ │ - stc2l 0, cr15, [r4], #960 @ 0x3c0 │ │ │ │ + stc2 0, cr15, [ip], {240} @ 0xf0 │ │ │ │ eoreq pc, fp, r5, asr #16 │ │ │ │ @ instruction: 0xe7ee46bb │ │ │ │ @ instruction: 0xf10b6826 │ │ │ │ ldrtmi r0, [r0], -r1, lsl #14 │ │ │ │ - ldc2l 0, cr15, [sl], {240} @ 0xf0 │ │ │ │ + stc2 0, cr15, [r2], {240} @ 0xf0 │ │ │ │ eoreq pc, fp, r5, asr #16 │ │ │ │ @ instruction: 0xe7a946bb │ │ │ │ ldrdvs pc, [r0], -r8 │ │ │ │ streq pc, [r1, -fp, lsl #2] │ │ │ │ @ instruction: 0xf0f04630 │ │ │ │ - @ instruction: 0xf845fccf │ │ │ │ + @ instruction: 0xf845fc77 │ │ │ │ ldrtmi r0, [fp], fp, lsr #32 │ │ │ │ @ instruction: 0xf752e7d9 │ │ │ │ - svclt 0x0000e998 │ │ │ │ - mlaseq r0, sl, r3, ip │ │ │ │ + svclt 0x0000e9d0 │ │ │ │ + eorseq ip, r0, sl, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - mlaseq r0, r4, r3, ip │ │ │ │ + eorseq ip, r0, r4, lsl #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq ip, r0, r4, lsr #6 │ │ │ │ + mlaseq r0, r4, r3, ip │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0080f8cc │ │ │ │ @ instruction: 0xb0974abf │ │ │ │ ldrbtmi r4, [sl], #-3007 @ 0xfffff441 │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9315 │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ msrhi SPSR_fsxc, r0 │ │ │ │ andls r6, fp, #131072 @ 0x20000 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ ldmdavs r3, {r0, r1, r2, r5, r6, r8, pc} │ │ │ │ - blcs 137310 <__read_chk@plt+0xd1f3c> │ │ │ │ + blcs 1372a0 <__read_chk@plt+0xd1ecc> │ │ │ │ teqphi r3, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf8522300 │ │ │ │ ldrmi r0, [r9], -r4, lsl #30 │ │ │ │ stmdacs r0, {r0, r8, r9, ip, sp} │ │ │ │ strdcc sp, [r2, -r9] │ │ │ │ andls r4, pc, r5, lsl #12 │ │ │ │ strtmi r0, [r0], -ip, lsl #1 │ │ │ │ - ldc2 0, cr15, [r6], {215} @ 0xd7 │ │ │ │ + blx ff0ce9ea <__read_chk@plt+0xff069616> │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ @ instruction: 0xf751900d │ │ │ │ - blls 40e170 <__read_chk@plt+0x3a8d9c> │ │ │ │ + blls 40e1e0 <__read_chk@plt+0x3a8e0c> │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ tstphi fp, r0 @ p-variant is OBSOLETE │ │ │ │ movwls sl, #60162 @ 0xeb02 │ │ │ │ movwls sl, #51985 @ 0xcb11 │ │ │ │ ldc2 7, cr15, [r8, #1020] @ 0x3fc │ │ │ │ strmi r9, [r7], -sp, lsl #22 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ msrhi CPSR_sc, r0 │ │ │ │ ldrmi r9, [r8], lr, lsl #28 │ │ │ │ ldrsbtge pc, [r0], -sp @ │ │ │ │ - bleq 14e870 <__read_chk@plt+0xe949c> │ │ │ │ + bleq 14e800 <__read_chk@plt+0xe942c> │ │ │ │ ldmdbeq r0, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ ldrbmi lr, [r0], -r9 │ │ │ │ - bleq 24eb6c <__read_chk@plt+0x1e9798> │ │ │ │ - @ instruction: 0xf8eef0f0 │ │ │ │ + bleq 24eafc <__read_chk@plt+0x1e9728> │ │ │ │ + @ instruction: 0xf896f0f0 │ │ │ │ svceq 0x0004f858 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf7ff8114 │ │ │ │ @ instruction: 0x4605fd7d │ │ │ │ @ instruction: 0x46349011 │ │ │ │ - strgt ip, [pc], #-3343 @ 11275c <__read_chk@plt+0xad388> │ │ │ │ + strgt ip, [pc], #-3343 @ 1126ec <__read_chk@plt+0xad318> │ │ │ │ muleq r3, r5, r8 │ │ │ │ andeq lr, r3, r4, lsl #17 │ │ │ │ muleq r3, r9, r8 │ │ │ │ andeq lr, r3, sp, lsl #17 │ │ │ │ muleq pc, r7, r8 @ │ │ │ │ - stc2 0, cr15, [ip], {240} @ 0xf0 │ │ │ │ + ldc2 0, cr15, [r4], #-960 @ 0xfffffc40 │ │ │ │ rscle r2, r0, r0, lsl #16 │ │ │ │ @ instruction: 0xf7fe6938 │ │ │ │ - bls 5925ec <__read_chk@plt+0x52d218> │ │ │ │ + bls 59257c <__read_chk@plt+0x52d1a8> │ │ │ │ ldmdbvs r0, {r1, r4, ip, pc} │ │ │ │ @ instruction: 0xff96f7fe │ │ │ │ tstcs r0, r2, lsl sl │ │ │ │ svcne 0x00149013 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf8548105 │ │ │ │ strmi r3, [sl], -r4, lsl #30 │ │ │ │ - blcs 11eba4 <__read_chk@plt+0xb97d0> │ │ │ │ + blcs 11eb34 <__read_chk@plt+0xb9760> │ │ │ │ strdlt sp, [r0, #-25] @ 0xffffffe7 │ │ │ │ teqlt r4, r4, lsl #16 │ │ │ │ svccc 0x0004f850 │ │ │ │ andcc r4, r1, #17825792 @ 0x1100000 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ addeq r3, ip, r2, lsl #2 │ │ │ │ @ instruction: 0xf0d74620 │ │ │ │ - @ instruction: 0x4622fbb5 │ │ │ │ + @ instruction: 0x4622fb5d │ │ │ │ andsls r2, r4, r0, lsl #2 │ │ │ │ - mrc 7, 1, APSR_nzcv, cr8, cr1, {2} │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr1, {2} │ │ │ │ @ instruction: 0x9c149912 │ │ │ │ stmdbcs r0, {r2, r5, r7, r9, sl, lr} │ │ │ │ rschi pc, r3, r0 │ │ │ │ @ instruction: 0xf04f460b │ │ │ │ stmib sp, {r9, fp}^ │ │ │ │ @ instruction: 0xf853aa09 │ │ │ │ bicslt r2, sl, sl │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ strcs r8, [r0, #-210] @ 0xffffff2e │ │ │ │ bicslt lr, r1, sl │ │ │ │ andeq pc, sl, r3, asr r8 @ │ │ │ │ ldc2l 0, cr15, [r4], #-812 @ 0xfffffcd4 │ │ │ │ - blls 5b984c <__read_chk@plt+0x554478> │ │ │ │ + blls 5b97dc <__read_chk@plt+0x554408> │ │ │ │ cmnlt r8, r4, lsr #13 │ │ │ │ @ instruction: 0xb3233501 │ │ │ │ andcs pc, fp, r3, asr r8 @ │ │ │ │ @ instruction: 0xf85400ae │ │ │ │ - bcs 1168a4 <__read_chk@plt+0xb14d0> │ │ │ │ + bcs 116834 <__read_chk@plt+0xb1460> │ │ │ │ smlalttlt sp, r1, sp, r1 │ │ │ │ - beq 24ec40 <__read_chk@plt+0x1e986c> │ │ │ │ + beq 24ebd0 <__read_chk@plt+0x1e97fc> │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ ands r9, ip, r9, lsl #20 │ │ │ │ stmdbcs r0, {r0, r5, r7, r8, fp, ip, lr} │ │ │ │ - bls 387000 <__read_chk@plt+0x321c2c> │ │ │ │ + bls 386f90 <__read_chk@plt+0x321bbc> │ │ │ │ @ instruction: 0xf853b1b3 │ │ │ │ stmdacs r0, {r1, r3} │ │ │ │ addshi pc, r7, r0 │ │ │ │ strcc r9, [r1, #-3338] @ 0xfffff2f6 │ │ │ │ @ instruction: 0xf0f0950a │ │ │ │ - blls 391d4c <__read_chk@plt+0x32c978> │ │ │ │ + blls 391b7c <__read_chk@plt+0x32c7a8> │ │ │ │ andls r0, r9, #170 @ 0xaa │ │ │ │ ldcls 0, cr5, [r4], {224} @ 0xe0 │ │ │ │ ssatmi r9, #5, r2, lsl #22 │ │ │ │ strtmi lr, [r6], #-2018 @ 0xfffff81e │ │ │ │ - blcs 12ca20 <__read_chk@plt+0xc764c> │ │ │ │ - bls 386fe0 <__read_chk@plt+0x321c0c> │ │ │ │ + blcs 12c9b0 <__read_chk@plt+0xc75dc> │ │ │ │ + bls 386f70 <__read_chk@plt+0x321b9c> │ │ │ │ ldmdbls r3, {r2, r5, r7, r9, sl, lr} │ │ │ │ suble r2, r0, r0, lsl #18 │ │ │ │ @ instruction: 0xf04f9b0a │ │ │ │ addseq r0, fp, r0, lsl #20 │ │ │ │ strmi r9, [fp], -r9, lsl #6 │ │ │ │ andcs pc, sl, r3, asr r8 @ │ │ │ │ - blcs 13ef9c <__read_chk@plt+0xd9bc8> │ │ │ │ + blcs 13ef2c <__read_chk@plt+0xd9b58> │ │ │ │ addhi pc, r6, r0 │ │ │ │ and r2, r8, r0, lsl #12 │ │ │ │ @ instruction: 0xf0cbb1c1 │ │ │ │ ldmib sp, {r0, r1, r2, r3, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ ssatmi r3, #5, r3, lsl #8 │ │ │ │ @ instruction: 0x3601b178 │ │ │ │ @ instruction: 0xf853b31b │ │ │ │ adcseq r0, r5, sl │ │ │ │ eorne pc, r6, r4, asr r8 @ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf10ab141 │ │ │ │ - blcs 1150b4 <__read_chk@plt+0xafce0> │ │ │ │ - bls 387030 <__read_chk@plt+0x321c5c> │ │ │ │ + blcs 115044 <__read_chk@plt+0xafc70> │ │ │ │ + bls 386fc0 <__read_chk@plt+0x321bec> │ │ │ │ stmdbpl r1!, {r0, r1, r3, r4, sp, lr, pc}^ │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ @ instruction: 0xb1ab9a09 │ │ │ │ andeq pc, sl, r3, asr r8 @ │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ strcc r9, [r1, #-3338] @ 0xfffff2f6 │ │ │ │ @ instruction: 0xf0f0950a │ │ │ │ - blls 391cc4 <__read_chk@plt+0x32c8f0> │ │ │ │ + blls 391af4 <__read_chk@plt+0x32c720> │ │ │ │ andls r0, r9, #170 @ 0xaa │ │ │ │ ldmib sp, {r5, r6, r7, ip, lr}^ │ │ │ │ ssatmi r3, #5, r3, lsl #8 │ │ │ │ strtmi lr, [r5], #-2019 @ 0xfffff81d │ │ │ │ - blcs 12ca88 <__read_chk@plt+0xc76b4> │ │ │ │ - bls 38706c <__read_chk@plt+0x321c98> │ │ │ │ - blls 4e4374 <__read_chk@plt+0x47efa0> │ │ │ │ + blcs 12ca18 <__read_chk@plt+0xc7644> │ │ │ │ + bls 386ffc <__read_chk@plt+0x321c28> │ │ │ │ + blls 4e4304 <__read_chk@plt+0x47ef30> │ │ │ │ ldmdbvs fp!, {r0, r1, r5, r7, ip, lr} │ │ │ │ strbmi fp, [r8], -r3, lsr #2 │ │ │ │ - @ instruction: 0xf9a4f0d7 │ │ │ │ + @ instruction: 0xf94cf0d7 │ │ │ │ ldrsbgt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ @ instruction: 0xf7fe4660 │ │ │ │ strmi pc, [r3], -r3, lsr #29 │ │ │ │ teqvs fp, r0, asr #12 │ │ │ │ - @ instruction: 0xf99af0d7 │ │ │ │ + @ instruction: 0xf942f0d7 │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ - blls 5d26e0 <__read_chk@plt+0x56d30c> │ │ │ │ + blls 5d2670 <__read_chk@plt+0x56d29c> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldmdage r2, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx ff6ceac6 <__read_chk@plt+0xff6696f2> │ │ │ │ + blx ff6cea56 <__read_chk@plt+0xff669682> │ │ │ │ tstlt r3, r3, lsl fp │ │ │ │ @ instruction: 0xf06ba813 │ │ │ │ - blls 651868 <__read_chk@plt+0x5ec494> │ │ │ │ + blls 6517f8 <__read_chk@plt+0x5ec424> │ │ │ │ ldmdage r4, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ - blx ff44eada <__read_chk@plt+0xff3e9706> │ │ │ │ + blx ff44ea6a <__read_chk@plt+0xff3e9696> │ │ │ │ @ instruction: 0xf0ef980c │ │ │ │ - @ instruction: 0xf8d8fff7 │ │ │ │ + @ instruction: 0xf8d8ff9f │ │ │ │ mvnslt r3, r0 │ │ │ │ @ instruction: 0xf8539b0b │ │ │ │ movwls r0, #48900 @ 0xbf04 │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ - bmi 87e4ec <__read_chk@plt+0x819118> │ │ │ │ + bmi 87e47c <__read_chk@plt+0x8190a8> │ │ │ │ ldrbtmi r4, [sl], #-2843 @ 0xfffff4e5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl fp │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdals sp, {r0, r3, r5, r8, ip, lr, pc} │ │ │ │ pop {r0, r1, r2, r4, ip, sp, pc} │ │ │ │ @ instruction: 0xf10a8ff0 │ │ │ │ strtmi r0, [r4], r4, lsl #20 │ │ │ │ @ instruction: 0xf10ae739 │ │ │ │ strtmi r0, [r4], r4, lsl #20 │ │ │ │ @ instruction: 0xf8dde77c │ │ │ │ - blls 3f2a48 <__read_chk@plt+0x38d674> │ │ │ │ + blls 3f29d8 <__read_chk@plt+0x38d604> │ │ │ │ @ instruction: 0xf0f06818 │ │ │ │ - @ instruction: 0xf8c8fca3 │ │ │ │ + @ instruction: 0xf8c8fc4b │ │ │ │ ldrb r0, [r9, r0] │ │ │ │ - blcs 12ca14 <__read_chk@plt+0xc7640> │ │ │ │ - bls 386c30 <__read_chk@plt+0x32185c> │ │ │ │ + blcs 12c9a4 <__read_chk@plt+0xc75d0> │ │ │ │ + bls 386bc0 <__read_chk@plt+0x3217ec> │ │ │ │ stmdavs r3!, {r0, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ - bls 37e718 <__read_chk@plt+0x319344> │ │ │ │ + bls 37e6a8 <__read_chk@plt+0x3192d4> │ │ │ │ @ instruction: 0x460ae75f │ │ │ │ ldrb r9, [ip, -sl, lsl #2] │ │ │ │ ldrbt r2, [lr], r1, lsl #2 │ │ │ │ movwls r9, #56075 @ 0xdb0b │ │ │ │ andls lr, sp, sp, asr #15 │ │ │ │ @ instruction: 0xf752e7cb │ │ │ │ - svclt 0x0000e806 │ │ │ │ - eorseq ip, r0, sl, asr #3 │ │ │ │ + svclt 0x0000e83e │ │ │ │ + eorseq ip, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq fp, r0, sl, lsr pc │ │ │ │ + eorseq fp, r0, sl, lsr #31 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x0098f8cc │ │ │ │ @ instruction: 0xf8dfb091 │ │ │ │ @ instruction: 0xf8df345c │ │ │ │ ldrbtmi r2, [fp], #-1116 @ 0xfffffba4 │ │ │ │ @@ -177546,171 +177518,171 @@ │ │ │ │ @ instruction: 0xf0002700 │ │ │ │ stmdavc fp, {r1, r4, r7, r8, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf7ff818e │ │ │ │ andls pc, sp, pc, asr sp @ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdavs r3, {r0, r1, r2, r4, r7, r8, pc} │ │ │ │ - blcs 124234 <__read_chk@plt+0xbee60> │ │ │ │ + blcs 1241c4 <__read_chk@plt+0xbedf0> │ │ │ │ orrshi pc, r2, r0 │ │ │ │ movwls r6, #47128 @ 0xb818 │ │ │ │ ldrbmi fp, [r1], -r0, lsr #2 │ │ │ │ - b ffd5077c <__read_chk@plt+0xffceb3a8> │ │ │ │ + bl b5070c <__read_chk@plt+0xaeb338> │ │ │ │ strcc fp, [r1, -r0, lsl #18] │ │ │ │ svccc 0x0004f854 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-3070 @ 0xfffff402 │ │ │ │ stmdacs r0, {r3, r4, fp, sp, lr} │ │ │ │ msrhi SPSR_f, r0 │ │ │ │ mvnshi pc, #14614528 @ 0xdf0000 │ │ │ │ ldrbtmi r2, [r8], #1024 @ 0x400 │ │ │ │ @ instruction: 0xf858e005 │ │ │ │ strcc r0, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0x4651815e │ │ │ │ - b ff6d07b0 <__read_chk@plt+0xff66b3dc> │ │ │ │ + bl 4d0740 <__read_chk@plt+0x46b36c> │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ svccs 0x00013701 │ │ │ │ orrshi pc, r1, r0 │ │ │ │ adceq r1, r4, ip, ror ip │ │ │ │ @ instruction: 0xf0d74620 │ │ │ │ - @ instruction: 0x4622fa55 │ │ │ │ + @ instruction: 0x4622f9fd │ │ │ │ andls r2, ip, r0, lsl #2 │ │ │ │ - ldcl 7, cr15, [r8], {81} @ 0x51 │ │ │ │ + ldc 7, cr15, [r0, #-324] @ 0xfffffebc │ │ │ │ strvs lr, [ip], #-2525 @ 0xfffff623 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ strcs r8, [r0, -r6, asr #3] │ │ │ │ ldrtmi r9, [fp], r9, lsl #14 │ │ │ │ @ instruction: 0xf10be003 │ │ │ │ @ instruction: 0x2c000b04 │ │ │ │ @ instruction: 0xf854d03a │ │ │ │ - blcs 11ead4 <__read_chk@plt+0xb9700> │ │ │ │ + blcs 11ea64 <__read_chk@plt+0xb9690> │ │ │ │ ldmdavs r8, {r1, r2, r4, r5, ip, lr, pc} │ │ │ │ stmdacs r0, {r0, r1, r3, r8, r9, ip, pc} │ │ │ │ @ instruction: 0x4651d0f3 │ │ │ │ - b fecd0800 <__read_chk@plt+0xfec6b42c> │ │ │ │ + b ffad0790 <__read_chk@plt+0xffa6b3bc> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ ldrtmi sp, [r1], sp, ror #3 │ │ │ │ ands fp, pc, lr, asr #19 │ │ │ │ cdpge 12, 0, cr12, cr2, cr15, {0} │ │ │ │ strgt r9, [pc], -fp, lsl #30 │ │ │ │ ldceq 1, cr15, [r0], {7} │ │ │ │ muleq r3, r4, r8 │ │ │ │ andeq lr, r3, r6, lsl #17 │ │ │ │ muleq r3, ip, r8 │ │ │ │ andeq lr, r3, sp, lsl #17 │ │ │ │ muleq pc, r7, r8 @ │ │ │ │ - blx ff5ceea8 <__read_chk@plt+0xff569ad4> │ │ │ │ + blx 1fcee38 <__read_chk@plt+0x1f69a64> │ │ │ │ ldmdblt r0, {r2, r3, r9, sl, fp, ip, pc}^ │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8568136 │ │ │ │ - b 14e2b9c <__read_chk@plt+0x147d7c8> │ │ │ │ + b 14e2b2c <__read_chk@plt+0x147d758> │ │ │ │ @ instruction: 0x2c000988 │ │ │ │ ldrtmi sp, [r1], #480 @ 0x1e0 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stcls 1, cr8, [sp], {58} @ 0x3a │ │ │ │ - bleq 24ef40 <__read_chk@plt+0x1e9b6c> │ │ │ │ + bleq 24eed0 <__read_chk@plt+0x1e9afc> │ │ │ │ bicle r2, r4, r0, lsl #24 │ │ │ │ ldrbtmi r4, [ip], #-3274 @ 0xfffff336 │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ cmnphi fp, r0 @ p-variant is OBSOLETE │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf854e004 │ │ │ │ @ instruction: 0xf1080f18 │ │ │ │ @ instruction: 0xb1200801 │ │ │ │ @ instruction: 0xf7524651 │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r1, r2, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ mcrcs 1, 0, sp, cr0, cr5, {7} │ │ │ │ mrshi pc, (UNDEF: 76) @ │ │ │ │ tstcs r8, r0, asr #21 │ │ │ │ ldrbtmi r2, [sl], #-1792 @ 0xfffff900 │ │ │ │ stmdbcs r8, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ - beq 54ef78 <__read_chk@plt+0x4e9ba4> │ │ │ │ + beq 54ef08 <__read_chk@plt+0x4e9b34> │ │ │ │ stcgt 0, cr14, [pc], {23} │ │ │ │ strgt sl, [pc], -r2, lsl #28 │ │ │ │ muleq r3, r4, r8 │ │ │ │ andeq lr, r3, r6, lsl #17 │ │ │ │ muleq r3, sl, r8 │ │ │ │ andeq lr, r3, sp, lsl #17 │ │ │ │ muleq pc, r9, r8 @ │ │ │ │ - blx fe44ef34 <__read_chk@plt+0xfe3e9b60> │ │ │ │ + blx e4eec4 <__read_chk@plt+0xde9af0> │ │ │ │ strtmi r9, [r6], -ip, lsl #24 │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ @ instruction: 0x370180f5 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf85680f3 │ │ │ │ - b 14e2c28 <__read_chk@plt+0x147d854> │ │ │ │ + b 14e2bb8 <__read_chk@plt+0x147d7e4> │ │ │ │ @ instruction: 0x2c000b87 │ │ │ │ ldrtmi sp, [r4], -r1, ror #3 │ │ │ │ @ instruction: 0xf8db44b3 │ │ │ │ - blcs 11eb9c <__read_chk@plt+0xb97c8> │ │ │ │ + blcs 11eb2c <__read_chk@plt+0xb9758> │ │ │ │ msrhi CPSR_x, r0 │ │ │ │ - blcs 1797c8 <__read_chk@plt+0x1143f4> │ │ │ │ + blcs 179758 <__read_chk@plt+0x114384> │ │ │ │ msrhi CPSR_fs, r0 │ │ │ │ svcge 0x000e2300 │ │ │ │ @ instruction: 0x469a4699 │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ orrslt r9, ip, #738197504 @ 0x2c000000 │ │ │ │ andcc pc, r9, r4, asr r8 @ │ │ │ │ ldmdbvs r8, {r0, r1, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf7fe2400 │ │ │ │ @ instruction: 0x4603fd77 │ │ │ │ ldmdblt r8!, {r1, r2, r3, ip, pc} │ │ │ │ @ instruction: 0x4629e01f │ │ │ │ - blx fe2cef00 <__read_chk@plt+0xfe269b2c> │ │ │ │ + blx fe2cee90 <__read_chk@plt+0xfe269abc> │ │ │ │ teqlt r0, lr, lsl #22 │ │ │ │ biclt r3, r3, r1, lsl #8 │ │ │ │ eoreq pc, r4, r3, asr r8 @ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ orrslt r9, r3, lr, lsl #22 │ │ │ │ eorcc pc, r4, r3, asr r8 @ │ │ │ │ strbmi fp, [r0], -r3, ror #2 │ │ │ │ - beq 18f01c <__read_chk@plt+0x129c48> │ │ │ │ - cdp2 0, 9, cr15, cr4, cr15, {7} │ │ │ │ + beq 18efac <__read_chk@plt+0x129bd8> │ │ │ │ + cdp2 0, 3, cr15, cr12, cr15, {7} │ │ │ │ @ instruction: 0xf8539b0c │ │ │ │ @ instruction: 0xf0f00009 │ │ │ │ - blls 4d1440 <__read_chk@plt+0x46c06c> │ │ │ │ + blls 4d1270 <__read_chk@plt+0x46be9c> │ │ │ │ tstlt r3, fp │ │ │ │ @ instruction: 0xf06b4638 │ │ │ │ @ instruction: 0x9c0cfa5b │ │ │ │ stmdbeq r4, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ bicle r2, pc, r0, lsl #24 │ │ │ │ svceq 0x0001f1ba │ │ │ │ sbcshi pc, r6, r0 │ │ │ │ @ instruction: 0xf0efa80b │ │ │ │ - @ instruction: 0x4629fe7d │ │ │ │ + strtmi pc, [r9], -r5, lsr #28 │ │ │ │ @ instruction: 0xf7fe980c │ │ │ │ strmi pc, [r3], -r9, lsr #29 │ │ │ │ movwls sl, #47116 @ 0xb80c │ │ │ │ - blx 1fceff8 <__read_chk@plt+0x1f69c24> │ │ │ │ + blx 9cef88 <__read_chk@plt+0x969bb4> │ │ │ │ @ instruction: 0xf0f0a80d │ │ │ │ - @ instruction: 0x9c0bfa77 │ │ │ │ + @ instruction: 0x9c0bfa1f │ │ │ │ rsbsle r2, r5, r0, lsl #24 │ │ │ │ @ instruction: 0x8010f8d4 │ │ │ │ @ instruction: 0xf7524628 │ │ │ │ - @ instruction: 0x4607e938 │ │ │ │ + @ instruction: 0x4607e970 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ adcshi pc, r0, r0 │ │ │ │ @ instruction: 0xf7524640 │ │ │ │ - @ instruction: 0x1cb9e930 │ │ │ │ + @ instruction: 0x1cb9e968 │ │ │ │ strmi r4, [r0], r1, lsl #8 │ │ │ │ andseq pc, r0, r4, lsl #2 │ │ │ │ - mcr2 0, 1, pc, cr12, cr7, {6} @ │ │ │ │ + ldc2l 0, cr15, [r4, #860] @ 0x35c │ │ │ │ andcs r9, r0, #11264 @ 0x2c00 │ │ │ │ @ instruction: 0xf803691b │ │ │ │ - blls 3dac98 <__read_chk@plt+0x3758c4> │ │ │ │ + blls 3dac28 <__read_chk@plt+0x375854> │ │ │ │ @ instruction: 0x4620691c │ │ │ │ - ldmdb lr, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + ldmdb r6, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2930 @ 0xfffff48e │ │ │ │ eorpl r8, r3, #1769472 @ 0x1b0000 │ │ │ │ strtmi r9, [r9], -fp, lsl #22 │ │ │ │ @ instruction: 0xf7516918 │ │ │ │ - blmi 1d0e4fc <__read_chk@plt+0x1ca9128> │ │ │ │ + blmi 1d0e56c <__read_chk@plt+0x1ca9198> │ │ │ │ ldmpl r6, {r3, r9, fp, ip, pc}^ │ │ │ │ @ instruction: 0xf5036833 │ │ │ │ @ instruction: 0xf8d35340 │ │ │ │ @ instruction: 0xf50555d4 │ │ │ │ @ instruction: 0xf8d55580 │ │ │ │ movwls r3, #59296 @ 0xe7a0 │ │ │ │ rsbsle r2, lr, r0, lsl #22 │ │ │ │ @@ -177719,15 +177691,15 @@ │ │ │ │ @ instruction: 0xf8532200 │ │ │ │ andcc r1, r1, #4, 30 │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ cps #20 │ │ │ │ cps #8 │ │ │ │ svcge 0x000e0804 │ │ │ │ @ instruction: 0xf0d74638 │ │ │ │ - stmdals fp, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdals fp, {r0, r1, r2, r3, r4, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrsbtls pc, [r8], -sp @ │ │ │ │ stc2 7, cr15, [sl, #1016] @ 0x3f8 │ │ │ │ @ instruction: 0xf8499b0e │ │ │ │ strcs r0, [r0], #-4 │ │ │ │ @ instruction: 0xf8434638 │ │ │ │ @ instruction: 0xf7ff4008 │ │ │ │ ldmdavs r3!, {r0, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ @@ -177740,168 +177712,168 @@ │ │ │ │ strtmi pc, [r2], -r7, ror #17 │ │ │ │ ldmdavs r0!, {r0, r5, r9, sl, lr} │ │ │ │ mrc2 0, 4, pc, cr10, cr8, {1} │ │ │ │ and r9, r9, fp, lsl #24 │ │ │ │ svccs 0x00014604 │ │ │ │ mcrge 7, 5, pc, cr8, cr15, {1} @ │ │ │ │ @ instruction: 0xf0f0a80d │ │ │ │ - svccs 0x0001fa01 │ │ │ │ + svccs 0x0001f9a9 │ │ │ │ strcs sp, [r0], #-54 @ 0xffffffca │ │ │ │ - blmi 1165654 <__read_chk@plt+0x1100280> │ │ │ │ + blmi 11655e4 <__read_chk@plt+0x1100210> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 4ecda4 <__read_chk@plt+0x4879d0> │ │ │ │ + blls 4ecd34 <__read_chk@plt+0x487960> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r2, r0, lsl #6 │ │ │ │ andslt r4, r1, r0, lsr #12 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ strcs r4, [r0, -r2, asr #22] │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ stmdage sp, {r0, r3, r4, r5, r6, r9, sl, fp, sp, pc} │ │ │ │ - @ instruction: 0xf9e6f0f0 │ │ │ │ + @ instruction: 0xf98ef0f0 │ │ │ │ @ instruction: 0xf109e7e5 │ │ │ │ strb r0, [sp], r4, lsl #18 │ │ │ │ ldr r4, [r4, -r3, lsr #9] │ │ │ │ ldrdcs pc, [r4], -fp │ │ │ │ eorsle r2, r6, r0, lsl #20 │ │ │ │ - blcs 17999c <__read_chk@plt+0x1145c8> │ │ │ │ + blcs 17992c <__read_chk@plt+0x114558> │ │ │ │ strcs fp, [r0], #-3848 @ 0xfffff0f8 │ │ │ │ strls sp, [fp], -r0, asr #32 │ │ │ │ svcls 0x0009e74e │ │ │ │ @ instruction: 0xf0f0980b │ │ │ │ - @ instruction: 0x1c7cf94b │ │ │ │ + ldclne 8, cr15, [ip], #-972 @ 0xfffffc34 │ │ │ │ eoreq pc, r7, r6, asr #16 │ │ │ │ cdpls 4, 0, cr9, cr12, cr9, {0} │ │ │ │ stmdage sp, {r0, r1, r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9c8f0f0 │ │ │ │ + @ instruction: 0xf970f0f0 │ │ │ │ andscs r4, r8, pc, lsr #22 │ │ │ │ - blx 123f92 <__read_chk@plt+0xbebbe> │ │ │ │ + blx 123f22 <__read_chk@plt+0xbeb4e> │ │ │ │ @ instruction: 0xf0f03004 │ │ │ │ - @ instruction: 0x4604f93b │ │ │ │ + strmi pc, [r4], -r3, ror #17 │ │ │ │ @ instruction: 0xf04fe7c0 │ │ │ │ ldrmi r0, [ip], -r4, lsl #16 │ │ │ │ str r2, [sl, r8, lsl #2] │ │ │ │ @ instruction: 0xf1041c41 │ │ │ │ @ instruction: 0xf0d70010 │ │ │ │ - blls 4123c8 <__read_chk@plt+0x3acff4> │ │ │ │ + blls 4121f8 <__read_chk@plt+0x3ace24> │ │ │ │ @ instruction: 0xf883691b │ │ │ │ ldrb r8, [sp, -r0] │ │ │ │ @ instruction: 0xf0f0a80c │ │ │ │ - stmdage sp, {r0, r2, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0xf9aaf0f0 │ │ │ │ + stmdage sp, {r0, r2, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf952f0f0 │ │ │ │ str r9, [r9, fp, lsl #24]! │ │ │ │ - bcs 12cea8 <__read_chk@plt+0xc7ad4> │ │ │ │ + bcs 12ce38 <__read_chk@plt+0xc7a64> │ │ │ │ strcs sp, [r0], #-456 @ 0xfffffe38 │ │ │ │ andscs r4, r8, lr, lsl fp │ │ │ │ ldrbtmi r9, [fp], #-3593 @ 0xfffff1f7 │ │ │ │ - blx 119fce <__read_chk@plt+0xb4bfa> │ │ │ │ + blx 119f5e <__read_chk@plt+0xb4b8a> │ │ │ │ @ instruction: 0xf0f03008 │ │ │ │ - smuadls r9, r5, r9 │ │ │ │ + @ instruction: 0x9709f8bd │ │ │ │ eoreq pc, r6, r4, asr #16 │ │ │ │ strb r9, [pc], ip, lsl #24 │ │ │ │ @ instruction: 0xf0f06820 │ │ │ │ - strmi pc, [r3], -sp, lsl #18 │ │ │ │ + @ instruction: 0x4603f8b5 │ │ │ │ movwls sl, #47117 @ 0xb80d │ │ │ │ - @ instruction: 0xf98ef0f0 │ │ │ │ + @ instruction: 0xf936f0f0 │ │ │ │ @ instruction: 0xf0f0a80c │ │ │ │ - @ instruction: 0x9c0bf98b │ │ │ │ + @ instruction: 0x9c0bf933 │ │ │ │ strmi lr, [r0], sl, lsl #15 │ │ │ │ strls lr, [r9], #-1679 @ 0xfffff971 │ │ │ │ @ instruction: 0xf04fe67a │ │ │ │ tstcs r8, r4, lsl #16 │ │ │ │ @ instruction: 0xf751e751 │ │ │ │ - svclt 0x0000edc8 │ │ │ │ - eorseq fp, r0, sl, lsr #29 │ │ │ │ - eorseq fp, r0, r6, lsr #29 │ │ │ │ + svclt 0x0000ee00 │ │ │ │ + eorseq fp, r0, sl, lsl pc │ │ │ │ + eorseq fp, r0, r6, lsl pc │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r1, r3, r2, asr #4 │ │ │ │ - eorseq r1, r3, r2, lsr r2 │ │ │ │ - eorseq r1, r3, sl, ror #2 │ │ │ │ - eorseq r1, r3, sl, lsr r1 │ │ │ │ - strdeq r3, [r6], -r6 @ │ │ │ │ + ldrhteq r1, [r3], -r2 │ │ │ │ + eorseq r1, r3, r2, lsr #5 │ │ │ │ + ldrsbteq r1, [r3], -sl │ │ │ │ + eorseq r1, r3, sl, lsr #3 │ │ │ │ + eoreq r3, r6, sl, lsl #10 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq fp, r0, r0, asr fp │ │ │ │ - eorseq r0, r3, r4, lsr pc │ │ │ │ - eorseq r0, r3, r4, ror #29 │ │ │ │ - mlaseq r3, sl, lr, r0 │ │ │ │ + eorseq fp, r0, r0, asr #23 │ │ │ │ + eorseq r0, r3, r4, lsr #31 │ │ │ │ + eorseq r0, r3, r4, asr pc │ │ │ │ + eorseq r0, r3, sl, lsl #30 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fe1511a4 <__read_chk@plt+0xfe0ebdd0> │ │ │ │ + bleq fe151134 <__read_chk@plt+0xfe0ebd60> │ │ │ │ ldclmi 2, cr15, [ip, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xf8df4615 │ │ │ │ pkhtbmi r2, r0, r8, asr #13 │ │ │ │ @ instruction: 0x76d4f8df │ │ │ │ ldrbtmi r9, [sl], #-779 @ 0xfffffcf5 │ │ │ │ @ instruction: 0x36d0f8df │ │ │ │ tstls r5, pc, ror r4 │ │ │ │ @ instruction: 0xf8dd2101 │ │ │ │ @ instruction: 0xf8dd6488 │ │ │ │ ldmpl r3, {r7, sl, lr}^ │ │ │ │ ldmdavs fp, {r4, r9, sp} │ │ │ │ ldrbcc pc, [r4], #-2253 @ 0xfffff733 @ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldrcc pc, [r0], #2269 @ 0x8dd │ │ │ │ - blge 577ab0 <__read_chk@plt+0x5126dc> │ │ │ │ + blge 577a40 <__read_chk@plt+0x51266c> │ │ │ │ movwls r4, #17944 @ 0x4618 │ │ │ │ ssatcc pc, #9, pc, asr #17 @ │ │ │ │ @ instruction: 0xf8dd9703 │ │ │ │ ldrbtmi r7, [fp], #-1156 @ 0xfffffb7c │ │ │ │ ldrdls pc, [r0], -r6 │ │ │ │ strls r9, [ip, -sp, lsl #12] │ │ │ │ - stmdb r8!, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r0!, {r1, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdavs lr!, {r3, r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf84cf77b │ │ │ │ mrsvs r2, SP_svc │ │ │ │ stmdavs r3!, {r2, r3, r4, r8, ip, sp, pc} │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ stmdavs ip!, {r0, r4, r5, r6, r7, r9, pc} │ │ │ │ @ instruction: 0xf8d82700 │ │ │ │ - bvs fe9d2eec <__read_chk@plt+0xfe96db18> │ │ │ │ + bvs fe9d2e7c <__read_chk@plt+0xfe96daa8> │ │ │ │ @ instruction: 0xf0436227 │ │ │ │ adcvs r0, r3, #134217728 @ 0x8000000 │ │ │ │ cmnhi r3, r1, lsl #6 │ │ │ │ - @ instruction: 0xf9e4f0f0 │ │ │ │ + @ instruction: 0xf98cf0f0 │ │ │ │ stmdavs ip!, {r5, r6, sp, lr} │ │ │ │ - b 14dafb4 <__read_chk@plt+0x1475be0> │ │ │ │ + b 14daf44 <__read_chk@plt+0x1475b70> │ │ │ │ movwls r0, #25481 @ 0x6389 │ │ │ │ rscvs r6, r4, #39 @ 0x27 │ │ │ │ - @ instruction: 0xf80cf0d7 │ │ │ │ + @ instruction: 0xffb4f0d6 │ │ │ │ eorcs r4, ip, #59768832 @ 0x3900000 │ │ │ │ eoreq pc, r9, r6, asr #16 │ │ │ │ - b fe4d0c60 <__read_chk@plt+0xfe46b88c> │ │ │ │ + b ff2d0bf0 <__read_chk@plt+0xff26b81c> │ │ │ │ eorvc pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0x0640f8df │ │ │ │ @ instruction: 0xf0f04478 │ │ │ │ - blls 291660 <__read_chk@plt+0x22c28c> │ │ │ │ + blls 291490 <__read_chk@plt+0x22c0bc> │ │ │ │ @ instruction: 0xf8566038 │ │ │ │ @ instruction: 0xf8d37029 │ │ │ │ @ instruction: 0xf8d8a004 │ │ │ │ ldmdbvc fp!, {r2, ip, sp, pc} │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ @ instruction: 0xf1bb713b │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0xf1ba82ca │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ @ instruction: 0x465182ba │ │ │ │ @ instruction: 0xf7524658 │ │ │ │ - stmdacs r0, {r2, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r7, fp, sp, lr, pc} │ │ │ │ adcshi pc, r6, #64 @ 0x40 │ │ │ │ @ instruction: 0x46506178 │ │ │ │ - @ instruction: 0xf9acf0f0 │ │ │ │ + @ instruction: 0xf954f0f0 │ │ │ │ eorvc pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0xf8c74682 │ │ │ │ @ instruction: 0xf04fa020 │ │ │ │ stmdals r4, {r8, r9, fp} │ │ │ │ - @ instruction: 0xf9a2f0f0 │ │ │ │ + @ instruction: 0xf94af0f0 │ │ │ │ @ instruction: 0xf85660b8 │ │ │ │ @ instruction: 0xf8d87029 │ │ │ │ @ instruction: 0xf0f00000 │ │ │ │ - andcs pc, r0, #2539520 @ 0x26c000 │ │ │ │ + andcs pc, r0, #1097728 @ 0x10c000 │ │ │ │ rscsvs r4, r8, r1, lsl r6 │ │ │ │ eoreq pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0xffa0f036 │ │ │ │ @ instruction: 0xf77a4628 │ │ │ │ @ instruction: 0xf856ffe5 │ │ │ │ tstvs r3, r9, lsr #32 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ @@ -177911,15 +177883,15 @@ │ │ │ │ ldrbtmi sl, [sl], #-2837 @ 0xfffff4eb │ │ │ │ movwls r4, #30239 @ 0x761f │ │ │ │ @ instruction: 0xf8dd4638 │ │ │ │ @ instruction: 0xf0ce348c │ │ │ │ ldrtmi pc, [r8], -r5, asr #20 @ │ │ │ │ mvnslt pc, #8847360 @ 0x870000 │ │ │ │ @ instruction: 0xf0f0682f │ │ │ │ - @ instruction: 0xf8ddf977 │ │ │ │ + @ instruction: 0xf8ddf91f │ │ │ │ @ instruction: 0xf8d5248c │ │ │ │ @ instruction: 0xf8dfa000 │ │ │ │ andcc r3, r6, #144, 10 @ 0x24000000 │ │ │ │ eorsvs r9, r8, r3, lsl #18 │ │ │ │ @ instruction: 0xf8cab212 │ │ │ │ @ instruction: 0xf1099014 │ │ │ │ andls r0, r6, #262144 @ 0x40000 │ │ │ │ @@ -177935,51 +177907,51 @@ │ │ │ │ ldrbcs pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ andsvs r5, sl, #9043968 @ 0x8a0000 │ │ │ │ ldrbcs pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ orrsvs r5, sl, sl, lsl #17 │ │ │ │ @ instruction: 0xf8d862dc │ │ │ │ andls r3, r9, #8 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ - b 14f3260 <__read_chk@plt+0x148de8c> │ │ │ │ + b 14f31f0 <__read_chk@plt+0x148de1c> │ │ │ │ eorcs r0, ip, r9, lsl #7 │ │ │ │ - beq 24f44c <__read_chk@plt+0x1ea078> │ │ │ │ - @ instruction: 0xff72f0d6 │ │ │ │ + beq 24f3dc <__read_chk@plt+0x1ea008> │ │ │ │ + @ instruction: 0xff1af0d6 │ │ │ │ eorcs r4, ip, #93323264 @ 0x5900000 │ │ │ │ andeq pc, sl, r6, asr #16 │ │ │ │ - ldmib r4!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b c50d24 <__read_chk@plt+0xbeb950> │ │ │ │ streq pc, [ip, #-2271]! @ 0xfffff721 │ │ │ │ andlt pc, sl, r6, asr r8 @ │ │ │ │ @ instruction: 0xf0f04478 │ │ │ │ - blls 29152c <__read_chk@plt+0x22c158> │ │ │ │ + blls 29135c <__read_chk@plt+0x22bf88> │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ andlt pc, sl, r6, asr r8 @ │ │ │ │ @ instruction: 0xf89b6899 │ │ │ │ @ instruction: 0xf0233004 │ │ │ │ @ instruction: 0xf043030a │ │ │ │ @ instruction: 0xf88b030a │ │ │ │ stmdbcs r0, {r2, ip, sp} │ │ │ │ rsbhi pc, r4, #0 │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ ldrmi r9, [r8], -lr, lsl #6 │ │ │ │ @ instruction: 0xf751910f │ │ │ │ - blls 4cefa0 <__read_chk@plt+0x469bcc> │ │ │ │ + blls 4cf010 <__read_chk@plt+0x469c3c> │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdbls pc, {r1, r3, r4, r5, r9, pc} @ │ │ │ │ andseq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf0f04608 │ │ │ │ - @ instruction: 0xf856f911 │ │ │ │ + @ instruction: 0xf856f8b9 │ │ │ │ strmi fp, [r1], -sl │ │ │ │ eorne pc, r0, fp, asr #17 │ │ │ │ stmdbeq r2, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0f09804 │ │ │ │ - @ instruction: 0xf8cbf907 │ │ │ │ + @ instruction: 0xf8cbf8af │ │ │ │ @ instruction: 0xf8560008 │ │ │ │ @ instruction: 0xf8d8b00a │ │ │ │ @ instruction: 0xf0f00000 │ │ │ │ - andcs pc, r0, #16711680 @ 0xff0000 │ │ │ │ + andcs pc, r0, #10944512 @ 0xa70000 │ │ │ │ @ instruction: 0xf8cb4611 │ │ │ │ @ instruction: 0xf856000c │ │ │ │ @ instruction: 0xf036000a │ │ │ │ strtmi pc, [r8], -r3, lsl #30 │ │ │ │ @ instruction: 0xff48f77a │ │ │ │ andcc pc, sl, r6, asr r8 @ │ │ │ │ vst4.8 {d22,d24,d26,d28}, [pc], r3 │ │ │ │ @@ -177990,211 +177962,211 @@ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0xf8dd447a │ │ │ │ @ instruction: 0xf0ce348c │ │ │ │ movwcs pc, #2473 @ 0x9a9 @ │ │ │ │ @ instruction: 0xf88a4650 │ │ │ │ @ instruction: 0xf8d533ff │ │ │ │ @ instruction: 0xf0f0a000 │ │ │ │ - blls 2d1478 <__read_chk@plt+0x26c0a4> │ │ │ │ + blls 2d12a8 <__read_chk@plt+0x26bed4> │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ @ instruction: 0xf8aa4651 │ │ │ │ - blls 31f14c <__read_chk@plt+0x2b9d78> │ │ │ │ + blls 31f0dc <__read_chk@plt+0x2b9d08> │ │ │ │ andsvc pc, r4, sl, asr #17 │ │ │ │ ldmdavs r8, {r0, r1, r2, r3, r6, r9, sl, lr} │ │ │ │ ldc2 7, cr15, [ip], #-484 @ 0xfffffe1c │ │ │ │ - bls 3ad1e0 <__read_chk@plt+0x347e0c> │ │ │ │ + bls 3ad170 <__read_chk@plt+0x347d9c> │ │ │ │ andeq pc, r4, sl, asr #17 │ │ │ │ @ instruction: 0xf8df61da │ │ │ │ stmdbls r3, {r4, r6, sl, sp} │ │ │ │ andsvs r5, sl, #9043968 @ 0x8a0000 │ │ │ │ orrsvs r9, sl, r9, lsl #20 │ │ │ │ @ instruction: 0xf8d862dc │ │ │ │ - blcs 11f180 <__read_chk@plt+0xb9dac> │ │ │ │ + blcs 11f110 <__read_chk@plt+0xb9d3c> │ │ │ │ addhi pc, r1, r0 │ │ │ │ - b 14db208 <__read_chk@plt+0x1475e34> │ │ │ │ + b 14db198 <__read_chk@plt+0x1475dc4> │ │ │ │ @ instruction: 0xf0d60987 │ │ │ │ - smlattcs r0, r5, lr, pc @ │ │ │ │ + smlabbcs r0, sp, lr, pc @ │ │ │ │ @ instruction: 0xf846222c │ │ │ │ @ instruction: 0xf7510027 │ │ │ │ - @ instruction: 0xf8dfe968 │ │ │ │ + @ instruction: 0xf8dfe9a0 │ │ │ │ @ instruction: 0xf8560424 │ │ │ │ ldrbtmi sl, [r8], #-39 @ 0xffffffd9 │ │ │ │ - @ instruction: 0xf8a6f0f0 │ │ │ │ + @ instruction: 0xf84ef0f0 │ │ │ │ @ instruction: 0xf8ca9b05 │ │ │ │ @ instruction: 0xf8560000 │ │ │ │ ldmvs r9, {r0, r1, r2, r5, sp, pc}^ │ │ │ │ mulcc r4, sl, r8 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ andcc pc, r4, sl, lsl #17 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf8d881da │ │ │ │ tstls lr, ip │ │ │ │ @ instruction: 0xf7514658 │ │ │ │ - stmdacs r0, {r3, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0x81a2f040 │ │ │ │ @ instruction: 0xf8ca990e │ │ │ │ @ instruction: 0x46080014 │ │ │ │ - @ instruction: 0xf886f0f0 │ │ │ │ + @ instruction: 0xf82ef0f0 │ │ │ │ andge pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0xf8ca4601 │ │ │ │ stmdals r4, {r5, ip} │ │ │ │ - @ instruction: 0xf87ef0f0 │ │ │ │ + @ instruction: 0xf826f0f0 │ │ │ │ andeq pc, r8, sl, asr #17 │ │ │ │ andge pc, r9, r6, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - @ instruction: 0xf876f0f0 │ │ │ │ + @ instruction: 0xf81ef0f0 │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ andeq pc, ip, sl, asr #17 │ │ │ │ andeq pc, r9, r6, asr r8 @ │ │ │ │ mrc2 0, 3, pc, cr10, cr6, {1} │ │ │ │ @ instruction: 0xf77a4628 │ │ │ │ @ instruction: 0xf856febf │ │ │ │ tstvs r3, r9 │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0x901cf8dd │ │ │ │ - bmi ffaa6194 <__read_chk@plt+0xffa40dc0> │ │ │ │ + bmi ffaa6124 <__read_chk@plt+0xffa40d50> │ │ │ │ ldrbtmi r4, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ ldrbtmi r9, [sl], #-768 @ 0xfffffd00 │ │ │ │ strcc pc, [ip], #2269 @ 0x8dd │ │ │ │ @ instruction: 0xf922f0ce │ │ │ │ strbmi r2, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #8978432 @ 0x890000 │ │ │ │ ldrdls pc, [r0], -r5 │ │ │ │ - @ instruction: 0xf852f0f0 │ │ │ │ + @ instruction: 0xfffaf0ef │ │ │ │ @ instruction: 0xf8c99b06 │ │ │ │ @ instruction: 0xf8d50000 │ │ │ │ strbmi r9, [r9], -r0 │ │ │ │ andcc pc, sl, r9, lsr #17 │ │ │ │ @ instruction: 0xf8c99b08 │ │ │ │ smladcc r1, r4, r0, r7 │ │ │ │ @ instruction: 0xf7796818 │ │ │ │ stmdavs fp!, {r0, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8c99a0a │ │ │ │ bicsvs r0, sl, r4 │ │ │ │ stmdbls r3, {r2, r4, r6, r7, r9, fp, lr} │ │ │ │ andsvs r5, sl, #9043968 @ 0x8a0000 │ │ │ │ orrsvs r9, sl, r9, lsl #20 │ │ │ │ @ instruction: 0xf8d862dc │ │ │ │ - blcs 11f2ac <__read_chk@plt+0xb9ed8> │ │ │ │ + blcs 11f23c <__read_chk@plt+0xb9e68> │ │ │ │ eorcs sp, ip, r7, ror r0 │ │ │ │ teqpge ip, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ - mcr2 0, 3, pc, cr0, cr6, {6} @ │ │ │ │ + mcr2 0, 0, pc, cr8, cr6, {6} @ │ │ │ │ tstcs r0, ip, lsr #4 │ │ │ │ eoreq pc, r7, r6, asr #16 │ │ │ │ - stmia r2!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb sl, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ @ instruction: 0xf10744fa │ │ │ │ ldrbmi r0, [r0], -r1, lsl #18 │ │ │ │ - @ instruction: 0xf820f0f0 │ │ │ │ + @ instruction: 0xffc8f0ef │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ @ instruction: 0x0014f8d8 │ │ │ │ mulcc r4, fp, r8 │ │ │ │ movweq pc, #40995 @ 0xa023 @ │ │ │ │ movweq pc, #41027 @ 0xa043 @ │ │ │ │ andcc pc, r4, fp, lsl #17 │ │ │ │ - @ instruction: 0xf810f0f0 │ │ │ │ + @ instruction: 0xffb8f0ef │ │ │ │ andseq pc, r4, fp, asr #17 │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ @ instruction: 0x0014f8d8 │ │ │ │ - @ instruction: 0xf808f0f0 │ │ │ │ + @ instruction: 0xffb0f0ef │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ - @ instruction: 0xf0f09804 │ │ │ │ - @ instruction: 0xf8cbf801 │ │ │ │ + @ instruction: 0xf0ef9804 │ │ │ │ + @ instruction: 0xf8cbffa9 │ │ │ │ @ instruction: 0xf8560008 │ │ │ │ @ instruction: 0xf8d8b027 │ │ │ │ @ instruction: 0xf0ef0000 │ │ │ │ - andcs pc, r0, #996 @ 0x3e4 │ │ │ │ + andcs pc, r0, #644 @ 0x284 │ │ │ │ @ instruction: 0xf8cb4611 │ │ │ │ @ instruction: 0xf856000c │ │ │ │ @ instruction: 0xf0360027 │ │ │ │ @ instruction: 0x4628fdfd │ │ │ │ mcr2 7, 2, pc, cr2, cr10, {3} @ │ │ │ │ eorcc pc, r7, r6, asr r8 @ │ │ │ │ vst4.8 {d22,d24,d26,d28}, [pc], r3 │ │ │ │ @ instruction: 0xf8cd6180 │ │ │ │ - bmi febfb2f8 <__read_chk@plt+0xfeb95f24> │ │ │ │ + bmi febfb288 <__read_chk@plt+0xfeb95eb4> │ │ │ │ @ instruction: 0xa01cf8dd │ │ │ │ @ instruction: 0xf8dd447a │ │ │ │ ldrbmi r3, [r0], -ip, lsl #9 │ │ │ │ @ instruction: 0xf8a6f0ce │ │ │ │ ldrbmi r2, [r0], -r0, lsl #6 │ │ │ │ mvnscc pc, #9043968 @ 0x8a0000 │ │ │ │ ldrdge pc, [r0], -r5 │ │ │ │ - @ instruction: 0xffd6f0ef │ │ │ │ + @ instruction: 0xff7ef0ef │ │ │ │ @ instruction: 0xf8ca9b06 │ │ │ │ @ instruction: 0xf8d50000 │ │ │ │ ldrbmi sl, [r1], -r0 │ │ │ │ andcc pc, sl, sl, lsr #17 │ │ │ │ @ instruction: 0xf8ca9b08 │ │ │ │ @ instruction: 0x464f7014 │ │ │ │ @ instruction: 0xf7796818 │ │ │ │ stmdavs fp!, {r0, r3, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8ca9a0a │ │ │ │ bicsvs r0, sl, r4 │ │ │ │ stmdbls r3, {r0, r3, r4, r7, r9, fp, lr} │ │ │ │ andsvs r5, sl, #9043968 @ 0x8a0000 │ │ │ │ orrsvs r9, sl, r9, lsl #20 │ │ │ │ ldrdcs r6, [ip], -ip @ │ │ │ │ - beq fe30dc90 <__read_chk@plt+0xfe2a88bc> │ │ │ │ - stc2l 0, cr15, [r8, #856]! @ 0x358 │ │ │ │ + beq fe30dc20 <__read_chk@plt+0xfe2a884c> │ │ │ │ + ldc2 0, cr15, [r0, #856] @ 0x358 │ │ │ │ tstcs r0, ip, lsr #4 │ │ │ │ eoreq pc, r7, r6, asr #16 │ │ │ │ - stmda sl!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmia r2!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ - bl 2a55ac <__read_chk@plt+0x2401d8> │ │ │ │ + bl 2a553c <__read_chk@plt+0x240168> │ │ │ │ ldrbtmi r0, [r8], #-2314 @ 0xfffff6f6 │ │ │ │ - @ instruction: 0xffa8f0ef │ │ │ │ + @ instruction: 0xff50f0ef │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ eorlt pc, r7, r6, asr r8 @ │ │ │ │ @ instruction: 0x0010f8d8 │ │ │ │ mulcc r4, fp, r8 │ │ │ │ msreq CPSR_fx, #35 @ 0x23 │ │ │ │ msreq CPSR_fx, #67 @ 0x43 │ │ │ │ andcc pc, r4, fp, lsl #17 │ │ │ │ @ instruction: 0xf7feb118 │ │ │ │ @ instruction: 0xf856f98f │ │ │ │ @ instruction: 0xf8cbb027 │ │ │ │ stmdals r4, {r2, r4} │ │ │ │ - @ instruction: 0xff90f0ef │ │ │ │ + @ instruction: 0xff38f0ef │ │ │ │ andeq pc, r8, fp, asr #17 │ │ │ │ andlt pc, sl, r6, asr r8 @ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - @ instruction: 0xff88f0ef │ │ │ │ + @ instruction: 0xff30f0ef │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ andeq pc, ip, fp, asr #17 │ │ │ │ andeq pc, sl, r6, asr r8 @ │ │ │ │ stc2 0, cr15, [ip, #216] @ 0xd8 │ │ │ │ @ instruction: 0xf77a4628 │ │ │ │ @ instruction: 0xf856fdd1 │ │ │ │ tstvs r2, sl │ │ │ │ orrvs pc, r0, pc, asr #8 │ │ │ │ @ instruction: 0xf8dd4a76 │ │ │ │ ldrbtmi fp, [sl], #-28 @ 0xffffffe4 │ │ │ │ - bmi 1e77be0 <__read_chk@plt+0x1e1280c> │ │ │ │ + bmi 1e77b70 <__read_chk@plt+0x1e1279c> │ │ │ │ @ instruction: 0xf8dd4658 │ │ │ │ ldrbtmi r3, [sl], #-1164 @ 0xfffffb74 │ │ │ │ @ instruction: 0xf834f0ce │ │ │ │ ldrbmi r2, [r8], -r0, lsl #6 │ │ │ │ mvnscc pc, #9109504 @ 0x8b0000 │ │ │ │ ldrdlt pc, [r0], -r5 │ │ │ │ - @ instruction: 0xff64f0ef │ │ │ │ - blls 1e59b8 <__read_chk@plt+0x1805e4> │ │ │ │ + @ instruction: 0xff0cf0ef │ │ │ │ + blls 1e5948 <__read_chk@plt+0x180574> │ │ │ │ andeq pc, r0, fp, asr #17 │ │ │ │ ldrdlt pc, [r0], -r5 │ │ │ │ @ instruction: 0xf8d89806 │ │ │ │ @ instruction: 0xf8ab2010 │ │ │ │ @ instruction: 0xf853000a │ │ │ │ stmdbmi r9!, {r0, pc}^ │ │ │ │ andshi pc, ip, fp, asr #17 │ │ │ │ @ instruction: 0xf8cb5859 │ │ │ │ - bcs 1174a4 <__read_chk@plt+0xb20d0> │ │ │ │ + bcs 117434 <__read_chk@plt+0xb2060> │ │ │ │ @ instruction: 0xf856d07e │ │ │ │ ldmdbvs r2, {r1, r3, sp}^ │ │ │ │ cmplt sl, #1179648 @ 0x120000 │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ ldrmi r7, [sl], r3, lsl #12 │ │ │ │ strbmi r4, [r6], -fp, asr #12 │ │ │ │ @ instruction: 0x465c46d1 │ │ │ │ @@ -178204,101 +178176,101 @@ │ │ │ │ stc2 7, cr15, [lr, #488] @ 0x1e8 │ │ │ │ @ instruction: 0xf8da682c │ │ │ │ stmib r4, {ip}^ │ │ │ │ strtmi r1, [r1], -r4, lsl #18 │ │ │ │ andlt pc, sl, r4, lsr #17 │ │ │ │ stmdbeq r1, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ - blx fe8d1250 <__read_chk@plt+0xfe86be7c> │ │ │ │ + blx fe8d11e0 <__read_chk@plt+0xfe86be0c> │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ stmdavs ip!, {r5, r6, sp, lr} │ │ │ │ @ instruction: 0xf8516949 │ │ │ │ stmib r4, {r0, r3, r5, ip}^ │ │ │ │ rscvs r7, r4, #6291456 @ 0x600000 │ │ │ │ mvnle r2, r0, lsl #18 │ │ │ │ @ instruction: 0x7603e9dd │ │ │ │ - blls 461090 <__read_chk@plt+0x3fbcbc> │ │ │ │ + blls 461020 <__read_chk@plt+0x3fbc4c> │ │ │ │ andsvs r4, pc, r8, lsr #12 │ │ │ │ andsvs r9, lr, ip, lsl #22 │ │ │ │ andsvs r9, ip, fp, lsl #22 │ │ │ │ stc2l 7, cr15, [r8, #-488]! @ 0xfffffe18 │ │ │ │ - bvs fe5ed548 <__read_chk@plt+0xfe588174> │ │ │ │ + bvs fe5ed4d8 <__read_chk@plt+0xfe588104> │ │ │ │ orreq pc, r2, #67 @ 0x43 │ │ │ │ - bmi 12abef4 <__read_chk@plt+0x1246b20> │ │ │ │ + bmi 12abe84 <__read_chk@plt+0x1246ab0> │ │ │ │ ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrbcc pc, [r4], #-2269 @ 0xfffff723 @ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ mrsle r0, (UNDEF: 115) │ │ │ │ ldclmi 2, cr15, [ip, #-52] @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ eorvs r6, r3, fp, lsr #16 │ │ │ │ @ instruction: 0xf8c7e50b │ │ │ │ ldrb sl, [r0, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xf0ef4658 │ │ │ │ - blls 2930b4 <__read_chk@plt+0x22dce0> │ │ │ │ + blls 292ee4 <__read_chk@plt+0x22db10> │ │ │ │ eorvc pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0xf8d34683 │ │ │ │ @ instruction: 0xf8c7a004 │ │ │ │ @ instruction: 0xf1bab014 │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ ldr sl, [sl, #-3394]! @ 0xfffff2be │ │ │ │ @ instruction: 0xf0ef4658 │ │ │ │ - blls 293094 <__read_chk@plt+0x22dcc0> │ │ │ │ + blls 292ec4 <__read_chk@plt+0x22daf0> │ │ │ │ andge pc, r9, r6, asr r8 @ │ │ │ │ @ instruction: 0xf8ca68d9 │ │ │ │ stmdbcs r0, {r2, r4} │ │ │ │ mrcge 4, 2, APSR_nzcv, cr11, cr15, {1} │ │ │ │ @ instruction: 0x4618e653 │ │ │ │ - cdp2 0, 13, cr15, cr10, cr15, {7} │ │ │ │ + cdp2 0, 8, cr15, cr2, cr15, {7} │ │ │ │ @ instruction: 0xf8569b05 │ │ │ │ ldmvs r9, {r1, r3, ip, sp, pc} │ │ │ │ andseq pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ ldr sl, [fp, #3523]! @ 0xdc3 │ │ │ │ ldrbmi r9, [r9], -r8, lsl #22 │ │ │ │ andscs pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf7796818 │ │ │ │ stmdavs ip!, {r0, r1, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8cb9b09 │ │ │ │ @ instruction: 0xf8c40004 │ │ │ │ @ instruction: 0x61a3801c │ │ │ │ str r6, [r1, r4, ror #5]! │ │ │ │ - b fd128c <__read_chk@plt+0xf6beb8> │ │ │ │ + b 1dd121c <__read_chk@plt+0x1d6be48> │ │ │ │ andsne pc, r4, fp, asr #17 │ │ │ │ @ instruction: 0xf8cae5ac │ │ │ │ @ instruction: 0xe6341014 │ │ │ │ - ldrshteq fp, [r0], -lr │ │ │ │ - ldrshteq fp, [r0], -r8 │ │ │ │ + eorseq fp, r0, lr, ror #20 │ │ │ │ + eorseq fp, r0, r8, ror #20 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eoreq pc, r8, r2, lsl #21 │ │ │ │ - @ instruction: 0x00153cb0 │ │ │ │ - andseq r3, r5, r0, lsr #24 │ │ │ │ - andseq r3, r5, lr, lsr ip │ │ │ │ + eoreq pc, r8, r6, lsl #19 │ │ │ │ + andseq r3, r5, r4, asr #23 │ │ │ │ + andseq r3, r5, r4, lsr fp │ │ │ │ + andseq r3, r5, r2, asr fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r1, r0, ip, lsl #13 │ │ │ │ andeq r0, r0, r0, ror #25 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - andseq r3, r5, r8, lsl #23 │ │ │ │ - andseq r3, r5, ip, ror #21 │ │ │ │ - andseq r3, r5, r0, lsl #22 │ │ │ │ + mulseq r5, ip, sl │ │ │ │ + andseq r3, r5, r0, lsl #20 │ │ │ │ + andseq r3, r5, r4, lsl sl │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ - andseq r3, r5, lr, ror sl │ │ │ │ - andseq r3, r5, lr, ror #19 │ │ │ │ - @ instruction: 0x001539f2 │ │ │ │ + mulseq r5, r2, r9 │ │ │ │ + andseq r3, r5, r2, lsl #18 │ │ │ │ + andseq r3, r5, r6, lsl #18 │ │ │ │ andeq r0, r0, r0, asr #27 │ │ │ │ - andseq r0, r4, r4, lsl #1 │ │ │ │ - @ instruction: 0x001538fc │ │ │ │ + mulseq r3, r8, pc @ │ │ │ │ + andseq r3, r5, r0, lsl r8 │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ - andseq r3, r5, sl, asr r8 │ │ │ │ - andseq r3, r5, lr, ror #15 │ │ │ │ - andseq r3, r5, r2, lsl r8 │ │ │ │ + andseq r3, r5, lr, ror #14 │ │ │ │ + andseq r3, r5, r2, lsl #14 │ │ │ │ + andseq r3, r5, r6, lsr #14 │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - ldrsbteq fp, [r0], -sl │ │ │ │ + eorseq fp, r0, sl, asr #8 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldreq pc, [r0, -ip, asr #17] │ │ │ │ stcleq 6, cr15, [ip, #692] @ 0x2b4 │ │ │ │ ldrmi r4, [r0], r2, lsl #12 │ │ │ │ cdpge 3, 2, cr2, cr1, cr0, {0} │ │ │ │ @@ -178310,15 +178282,15 @@ │ │ │ │ @ instruction: 0x960c3974 │ │ │ │ @ instruction: 0xf8df970f │ │ │ │ ldmpl r3, {r4, r5, r6, r8, fp, ip}^ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ ldmdavs fp, {r2, r3, r5, r6, r8, fp, lr} │ │ │ │ stmiacc r4, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - ldc2 0, cr15, [lr], #828 @ 0x33c │ │ │ │ + stc2l 0, cr15, [r6], #-828 @ 0xfffffcc4 │ │ │ │ ldmdbcc ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf508447c │ │ │ │ stmiapl r3!, {r6, r8, ip, lr}^ │ │ │ │ tstls lr, pc, lsl r3 │ │ │ │ @ instruction: 0xf891681a │ │ │ │ @ instruction: 0xf50230f6 │ │ │ │ @ instruction: 0xf0035240 │ │ │ │ @@ -178326,35 +178298,35 @@ │ │ │ │ vaddw.u8 , , d28 │ │ │ │ tstls r9, r0, asr #3 │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ @ instruction: 0xf8df80d7 │ │ │ │ stmiapl r2!, {r2, r4, r5, r8, fp, sp} │ │ │ │ andsvs r9, r5, sp, lsl r2 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ - blls 8b39b8 <__read_chk@plt+0x84e5e4> │ │ │ │ + blls 8b3948 <__read_chk@plt+0x84e574> │ │ │ │ adcscc pc, r8, #13828096 @ 0xd30000 │ │ │ │ - blls 7f82c8 <__read_chk@plt+0x792ef4> │ │ │ │ + blls 7f8258 <__read_chk@plt+0x792e84> │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ cdpvc 4, 1, cr8, cr11, cr9, {3} │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ - blls 6b82cc <__read_chk@plt+0x652ef8> │ │ │ │ + blls 6b825c <__read_chk@plt+0x652e88> │ │ │ │ strtmi r2, [r6], -r0, lsl #8 │ │ │ │ andsvs r2, ip, r1, lsl #10 │ │ │ │ @ instruction: 0xff90f06b │ │ │ │ stmdbmi r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ tstls r5, #36, 22 @ 0x9000 │ │ │ │ ldrbtmi r4, [ip], #-1562 @ 0xfffff9e6 │ │ │ │ strbteq pc, [r8], #1540 @ 0x604 @ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ @ instruction: 0xf8546013 │ │ │ │ strcc r0, [r1, #-53] @ 0xffffffcb │ │ │ │ - ldc 7, cr15, [r2], {81} @ 0x51 │ │ │ │ + mcrr 7, 5, pc, sl, cr1 @ │ │ │ │ svclt 0x00b84286 │ │ │ │ stccs 6, cr4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - blls 887e78 <__read_chk@plt+0x822aa4> │ │ │ │ + blls 887e08 <__read_chk@plt+0x822a34> │ │ │ │ ldmdavs sl, {r4, r9, sl, ip, pc} │ │ │ │ @ instruction: 0xf8d39b1e │ │ │ │ @ instruction: 0xf50335d4 │ │ │ │ @ instruction: 0xb10253bd │ │ │ │ tstls ip, #8, 6 @ 0x20000000 │ │ │ │ stmibeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf04f9c1c │ │ │ │ @@ -178364,276 +178336,276 @@ │ │ │ │ @ instruction: 0x46039c1f │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf5026822 │ │ │ │ @ instruction: 0xf8d25240 │ │ │ │ andcs r0, r0, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xf5004611 │ │ │ │ strhcc r5, [ip], -ip │ │ │ │ - blx fff4f7c6 <__read_chk@plt+0xffeea3f2> │ │ │ │ + blx fff4f756 <__read_chk@plt+0xffeea382> │ │ │ │ stmdavs r0!, {r0, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs r9, {r9, sp} │ │ │ │ @ instruction: 0xf9aaf038 │ │ │ │ stmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ tstls r3, #2063597568 @ 0x7b000000 │ │ │ │ stmcc r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ tstls r4, #2063597568 @ 0x7b000000 │ │ │ │ movwls sl, #47911 @ 0xbb27 │ │ │ │ movwls sl, #60195 @ 0xeb23 │ │ │ │ tstls sl, #43008 @ 0xa800 │ │ │ │ strcs r9, [r0, -fp, lsl #20] │ │ │ │ stmdacc ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ andsvs r2, r7, r4, lsl #10 │ │ │ │ - bls 4e4910 <__read_chk@plt+0x47f53c> │ │ │ │ + bls 4e48a0 <__read_chk@plt+0x47f4cc> │ │ │ │ ldmdavs sl, {r0, r1, r2, r4, sp, lr} │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ stmib sp, {r1, r2, r7, pc}^ │ │ │ │ @ instruction: 0xac287a09 │ │ │ │ @ instruction: 0xf8d9469a │ │ │ │ stmdacs r0, {} @ │ │ │ │ - blls 6078dc <__read_chk@plt+0x5a2508> │ │ │ │ + blls 60786c <__read_chk@plt+0x5a2498> │ │ │ │ stmdbls r9, {r3, r4, r9, sp} │ │ │ │ - bleq 14f884 <__read_chk@plt+0xea4b0> │ │ │ │ + bleq 14f814 <__read_chk@plt+0xea440> │ │ │ │ strcc pc, [r1], -r2, lsl #22 │ │ │ │ ldmdaeq r0, {r1, r2, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fee01e │ │ │ │ @ instruction: 0x4605fd7b │ │ │ │ @ instruction: 0xf10d6020 │ │ │ │ - stcgt 12, cr0, [pc, #-32] @ 113740 <__read_chk@plt+0xae36c> │ │ │ │ + stcgt 12, cr0, [pc, #-32] @ 1136d0 <__read_chk@plt+0xae2fc> │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq r3, r5, r8 │ │ │ │ andeq lr, r3, ip, lsl #17 │ │ │ │ muleq r3, r8, r8 │ │ │ │ andeq lr, r3, sp, lsl #17 │ │ │ │ muleq pc, r6, r8 @ │ │ │ │ - stc2 0, cr15, [r8], {239} @ 0xef │ │ │ │ + ldc2 0, cr15, [r0], #-956 @ 0xfffffc44 │ │ │ │ strtmi fp, [r0], -r0, ror #18 │ │ │ │ - bleq 18fbb0 <__read_chk@plt+0x12a7dc> │ │ │ │ - @ instruction: 0xf8ccf0ef │ │ │ │ + bleq 18fb40 <__read_chk@plt+0x12a76c> │ │ │ │ + @ instruction: 0xf874f0ef │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ eoreq pc, fp, r0, asr r8 @ │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ eorsle r2, r6, r0, lsl #20 │ │ │ │ eorne pc, fp, r2, asr r8 @ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ strcs r8, [r0, #-696] @ 0xfffffd48 │ │ │ │ strcc lr, [r4, -fp] │ │ │ │ ldrdcc pc, [ip], -sl │ │ │ │ strcc fp, [r1, -r3, lsl #2] │ │ │ │ strcc r4, [r4, #-1568] @ 0xfffff9e0 │ │ │ │ - @ instruction: 0xf8b0f0ef │ │ │ │ + @ instruction: 0xf858f0ef │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ ldmdbpl r0, {r1, r4, r5, r6, r8, r9, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf7feb360 │ │ │ │ eorvs pc, r0, pc, lsr sp @ │ │ │ │ stmdavs r0, {r6, r8, ip, sp, pc} │ │ │ │ rscle r2, pc, r0, lsl #16 │ │ │ │ ldrdne pc, [r0], -sl │ │ │ │ - ldc 7, cr15, [sl], {81} @ 0x51 │ │ │ │ + mrrc 7, 5, pc, r2, cr1 @ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldrdcc pc, [r8], -sl │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ ldrb r3, [pc, r3, lsl #14] │ │ │ │ @ instruction: 0x1784f8df │ │ │ │ sbccs pc, r4, #13762560 @ 0xd20000 │ │ │ │ tstls sp, r1, ror #16 │ │ │ │ - blcs 12b828 <__read_chk@plt+0xc6454> │ │ │ │ + blcs 12b7b8 <__read_chk@plt+0xc63e4> │ │ │ │ orrhi pc, sl, #0 │ │ │ │ tstls fp, #0, 6 │ │ │ │ tstls r8, #67108864 @ 0x4000000 │ │ │ │ @ instruction: 0xf8dae72d │ │ │ │ - bcs 11b834 <__read_chk@plt+0xb6460> │ │ │ │ + bcs 11b7c4 <__read_chk@plt+0xb63f0> │ │ │ │ sbcshi pc, pc, #0 │ │ │ │ ldrdcs pc, [ip], -sl │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ strcc r8, [r5, -pc, lsr #5] │ │ │ │ svccs 0x0018f85a │ │ │ │ movwcc r9, #6921 @ 0x1b09 │ │ │ │ - bcs 138454 <__read_chk@plt+0xd3080> │ │ │ │ + bcs 1383e4 <__read_chk@plt+0xd3010> │ │ │ │ ldclne 1, cr13, [sp], #-516 @ 0xfffffdfc │ │ │ │ ldrdge pc, [r8], -sp @ │ │ │ │ @ instruction: 0xf1ba00ad │ │ │ │ andsle r0, fp, r0, lsl #30 │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ ldrbmi fp, [r4], -r8, lsr #3 │ │ │ │ - blx e4fb04 <__read_chk@plt+0xdea730> │ │ │ │ + blx e4fa94 <__read_chk@plt+0xdea6c0> │ │ │ │ stmiavs r3, {r5, fp, sp, lr}^ │ │ │ │ andcc fp, ip, fp, lsl r1 │ │ │ │ - @ instruction: 0xf9f0f0d6 │ │ │ │ + @ instruction: 0xf998f0d6 │ │ │ │ stmvs r3, {r5, fp, sp, lr} │ │ │ │ andcc fp, r8, r3, lsl r1 │ │ │ │ - @ instruction: 0xf9eaf0d6 │ │ │ │ + @ instruction: 0xf992f0d6 │ │ │ │ @ instruction: 0xf0d64620 │ │ │ │ - @ instruction: 0xf854f9e7 │ │ │ │ + @ instruction: 0xf854f98f │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ ldrbmi sp, [r0], -sl, ror #3 │ │ │ │ - @ instruction: 0xf9e0f0d6 │ │ │ │ + @ instruction: 0xf988f0d6 │ │ │ │ @ instruction: 0x7710f8df │ │ │ │ @ instruction: 0xf0d64628 │ │ │ │ - blls 4525d0 <__read_chk@plt+0x3ed1fc> │ │ │ │ + blls 452400 <__read_chk@plt+0x3ed02c> │ │ │ │ @ instruction: 0x462a447f │ │ │ │ andsvs r2, r8, r0, lsl #2 │ │ │ │ - ldcl 7, cr15, [r4, #320] @ 0x140 │ │ │ │ + mcr 7, 0, pc, cr12, cr0, {2} @ │ │ │ │ movwcs r6, #2108 @ 0x83c │ │ │ │ andsvs r9, r3, lr, lsl #20 │ │ │ │ @ instruction: 0xf0002c00 │ │ │ │ @ instruction: 0x469880b4 │ │ │ │ usatcc pc, #12, pc, asr #17 @ │ │ │ │ ldrbtmi r3, [fp], #-1812 @ 0xfffff8ec │ │ │ │ @ instruction: 0xf8df9312 │ │ │ │ ldrbtmi r3, [fp], #-1768 @ 0xfffff918 │ │ │ │ @ instruction: 0xf8df9317 │ │ │ │ ldrbtmi r3, [fp], #-1764 @ 0xfffff91c │ │ │ │ @ instruction: 0xf8d99311 │ │ │ │ - blcs 11f8c0 <__read_chk@plt+0xba4ec> │ │ │ │ + blcs 11f850 <__read_chk@plt+0xba47c> │ │ │ │ eorshi pc, r7, #0 │ │ │ │ @ instruction: 0xf04f9a11 │ │ │ │ @ instruction: 0xf04f0a18 │ │ │ │ vstmdbge r8!, {d0-d-1} │ │ │ │ - bcs 3524fc <__read_chk@plt+0x2ed128> │ │ │ │ + bcs 35248c <__read_chk@plt+0x2ed0b8> │ │ │ │ ldreq pc, [r0], #-266 @ 0xfffffef6 │ │ │ │ @ instruction: 0xf7fee01f │ │ │ │ @ instruction: 0x4606fcb7 │ │ │ │ @ instruction: 0xf10d6028 │ │ │ │ cdpgt 12, 0, cr0, cr15, cr8, {0} │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ muleq r3, r6, r8 │ │ │ │ andeq lr, r3, ip, lsl #17 │ │ │ │ muleq r3, r4, r8 │ │ │ │ andeq lr, r3, sp, lsl #17 │ │ │ │ muleq pc, sl, r8 @ │ │ │ │ - blx ff24fcc2 <__read_chk@plt+0xff1ea8ee> │ │ │ │ + blx 1c4fc52 <__read_chk@plt+0x1bea87e> │ │ │ │ strtmi fp, [r8], -r8, ror #18 │ │ │ │ - bleq 18fd38 <__read_chk@plt+0x12a964> │ │ │ │ - @ instruction: 0xf808f0ef │ │ │ │ + bleq 18fcc8 <__read_chk@plt+0x12a8f4> │ │ │ │ + @ instruction: 0xffb0f0ee │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf853820c │ │ │ │ stmdacs r0, {r0, r1, r3, r5} │ │ │ │ @ instruction: 0xf8d9d1db │ │ │ │ - blcs 11f928 <__read_chk@plt+0xba554> │ │ │ │ + blcs 11f8b8 <__read_chk@plt+0xba4e4> │ │ │ │ andhi pc, r3, #0 │ │ │ │ eorcs pc, fp, r3, asr r8 @ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0xf1a7821c │ │ │ │ - bge a9658c <__read_chk@plt+0xa311b8> │ │ │ │ + bge a9651c <__read_chk@plt+0xa31148> │ │ │ │ ldrsbge pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ cdpge 5, 2, cr2, cr8, cr0, {0} │ │ │ │ - blcs 38e07c <__read_chk@plt+0x328ca8> │ │ │ │ + blcs 38e00c <__read_chk@plt+0x328c38> │ │ │ │ eorshi pc, r4, sp, asr #17 │ │ │ │ ldrtmi lr, [r0], -r7 │ │ │ │ @ instruction: 0xf0ee3501 │ │ │ │ - @ instruction: 0xf8d9ffe5 │ │ │ │ - blcs 11f95c <__read_chk@plt+0xba588> │ │ │ │ + @ instruction: 0xf8d9ff8d │ │ │ │ + blcs 11f8ec <__read_chk@plt+0xba518> │ │ │ │ @ instruction: 0xf853d048 │ │ │ │ stmdacs r0, {r0, r2, r5} │ │ │ │ @ instruction: 0xf7fed044 │ │ │ │ sxtab16mi pc, r3, r1, ror #24 @ │ │ │ │ cmplt r0, r0, lsr r0 │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ @ instruction: 0xf857d0eb │ │ │ │ @ instruction: 0xf7511c14 │ │ │ │ - stmdacs r0, {r2, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dbd1e5 │ │ │ │ - bcs 11b998 <__read_chk@plt+0xb65c4> │ │ │ │ + bcs 11b928 <__read_chk@plt+0xb6554> │ │ │ │ @ instruction: 0x81b8f000 │ │ │ │ ldrdcs pc, [r8], -fp │ │ │ │ rsbsle r2, lr, r0, lsl #20 │ │ │ │ ldrdcs pc, [ip], -fp │ │ │ │ rsble r2, pc, r0, lsl #20 │ │ │ │ ldrdmi pc, [r0], -fp │ │ │ │ ldmdaeq r8!, {r1, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ @ instruction: 0xf7514621 │ │ │ │ - stmdacs r0, {r2, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf8dbd161 │ │ │ │ stmdbcs r0, {r2, r4, ip} │ │ │ │ @ instruction: 0xf898d077 │ │ │ │ @ instruction: 0x07dc3154 │ │ │ │ - blls 548cd8 <__read_chk@plt+0x4e3904> │ │ │ │ - blls 4b85d4 <__read_chk@plt+0x453200> │ │ │ │ - blls 4385d4 <__read_chk@plt+0x3d3200> │ │ │ │ - blls 3f85d4 <__read_chk@plt+0x393200> │ │ │ │ + blls 548c68 <__read_chk@plt+0x4e3894> │ │ │ │ + blls 4b8564 <__read_chk@plt+0x453190> │ │ │ │ + blls 438564 <__read_chk@plt+0x3d3190> │ │ │ │ + blls 3f8564 <__read_chk@plt+0x393190> │ │ │ │ strcc r9, [r1, #-1284] @ 0xfffffafc │ │ │ │ - bls 4f85d8 <__read_chk@plt+0x493204> │ │ │ │ + bls 4f8568 <__read_chk@plt+0x493194> │ │ │ │ ldmdavs r0!, {r0, r3, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf7ff990a │ │ │ │ ldrtmi pc, [r0], -r1, asr #20 @ │ │ │ │ - @ instruction: 0xff9cf0ee │ │ │ │ + @ instruction: 0xff44f0ee │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xd1b62b00 │ │ │ │ ldrsbthi pc, [r4], -sp @ │ │ │ │ @ instruction: 0x3718687b │ │ │ │ stmdaeq r1, {r3, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ - blls 3ff774 <__read_chk@plt+0x39a3a0> │ │ │ │ + blls 3ff704 <__read_chk@plt+0x39a330> │ │ │ │ ldmdbls r9, {r2, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0xf77f9816 │ │ │ │ - blls 693014 <__read_chk@plt+0x62dc40> │ │ │ │ + blls 692fa4 <__read_chk@plt+0x62dbd0> │ │ │ │ strtmi r4, [r0], -r0, lsl #13 │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ @ instruction: 0x81b4f2c0 │ │ │ │ - blx ff6d180a <__read_chk@plt+0xff66c436> │ │ │ │ - blls 3e523c <__read_chk@plt+0x37fe68> │ │ │ │ + blx ff6d179a <__read_chk@plt+0xff66c3c6> │ │ │ │ + blls 3e51cc <__read_chk@plt+0x37fdf8> │ │ │ │ svcls 0x001a2400 │ │ │ │ ldcls 2, cr2, [r5, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xf8df4620 │ │ │ │ andsvs r1, lr, ip, ror #10 │ │ │ │ - blls 724c1c <__read_chk@plt+0x6bf848> │ │ │ │ + blls 724bac <__read_chk@plt+0x6bf7d8> │ │ │ │ @ instruction: 0xf04f60fb │ │ │ │ stmib r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ eorvs r4, fp, r0, lsl #8 │ │ │ │ ldrhvs r6, [ip, -ip]! │ │ │ │ - ldmda r0!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmda r8!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrbcc pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ stmib sp, {r1, r4, r5, r9, sl, lr}^ │ │ │ │ ldrtmi r0, [r9], -r0, lsl #8 │ │ │ │ ldrbtmi r9, [fp], #-2070 @ 0xfffff7ea │ │ │ │ @ instruction: 0xf77a9502 │ │ │ │ stmdacs sl, {r0, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldm pc, {r2, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ ldcpl 0, cr15, [r3, #-0] │ │ │ │ orrsvc r2, r7, fp, lsr #22 │ │ │ │ - blcs bde720 <__read_chk@plt+0xb7934c> │ │ │ │ + blcs bde6b0 <__read_chk@plt+0xb792dc> │ │ │ │ @ instruction: 0xf508003b │ │ │ │ @ instruction: 0xe79378b4 │ │ │ │ stceq 8, cr15, [r8], {87} @ 0x57 │ │ │ │ addle r2, fp, r0, lsl #16 │ │ │ │ - ldc2 0, cr15, [lr], {239} @ 0xef │ │ │ │ + blx ff2cfdd6 <__read_chk@plt+0xff26aa02> │ │ │ │ andeq pc, ip, fp, asr #17 │ │ │ │ ldrdlt pc, [r0], -r6 │ │ │ │ @ instruction: 0xf857e784 │ │ │ │ stmdacs r0, {r2, r3, sl, fp} │ │ │ │ svcge 0x007cf43f │ │ │ │ - ldc2 0, cr15, [r2], {239} @ 0xef │ │ │ │ + blx fefcfdee <__read_chk@plt+0xfef6aa1a> │ │ │ │ andeq pc, r8, fp, asr #17 │ │ │ │ ldrdlt pc, [r0], -r6 │ │ │ │ @ instruction: 0xf8d8e774 │ │ │ │ ldmdals r2, {r2, r4, r7, ip} │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf0ef812c │ │ │ │ - @ instruction: 0xf8cbfc05 │ │ │ │ + @ instruction: 0xf8cbfbad │ │ │ │ @ instruction: 0xe77c0014 │ │ │ │ strbtcc pc, [r0], #2271 @ 0x8df @ │ │ │ │ tstcs r7, sl, lsl #4 │ │ │ │ ldrbtmi r2, [fp], #-4 │ │ │ │ cdp2 7, 13, cr15, cr6, cr15, {7} │ │ │ │ ldmdavs fp, {r0, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ - blle 5de6d8 <__read_chk@plt+0x579304> │ │ │ │ + blle 5de668 <__read_chk@plt+0x579294> │ │ │ │ @ instruction: 0xf8d39b0c │ │ │ │ ldr sl, [r9], -r0 │ │ │ │ - bls 7653e8 <__read_chk@plt+0x700014> │ │ │ │ + bls 765378 <__read_chk@plt+0x6fffa4> │ │ │ │ @ instruction: 0xf77f9816 │ │ │ │ ldmdbls fp, {r0, r2, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ rscle r2, pc, r0, lsl #18 │ │ │ │ - blcs 133320 <__read_chk@plt+0xcdf4c> │ │ │ │ + blcs 1332b0 <__read_chk@plt+0xcdedc> │ │ │ │ andeq pc, r2, #34 @ 0x22 │ │ │ │ - ble ffbf1328 <__read_chk@plt+0xffb8bf54> │ │ │ │ + ble ffbf12b8 <__read_chk@plt+0xffb8bee4> │ │ │ │ strtcs pc, [r4], #2271 @ 0x8df │ │ │ │ strbtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ subsmi r3, sl, r4, asr #17 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andshi pc, r5, #64 @ 0x40 │ │ │ │ @@ -178643,441 +178615,441 @@ │ │ │ │ ldrbeq pc, [r4, #2259] @ 0x8d3 @ │ │ │ │ @ instruction: 0xf5009b0c │ │ │ │ stmdavs r2!, {r2, r3, r4, r5, r7, ip, lr} │ │ │ │ ldmdavs r9, {r2, r3, ip, sp} │ │ │ │ @ instruction: 0xf9fcf7fe │ │ │ │ ldmdals r6, {r0, r5, fp, sp, lr} │ │ │ │ @ instruction: 0xf0372200 │ │ │ │ - blls 693954 <__read_chk@plt+0x62e580> │ │ │ │ + blls 6938e4 <__read_chk@plt+0x62e510> │ │ │ │ bfi r6, fp, (invalid: 16:3) │ │ │ │ ldmdavs lr, {r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - blcs 12dc20 <__read_chk@plt+0xc884c> │ │ │ │ + blcs 12dbb0 <__read_chk@plt+0xc87dc> │ │ │ │ andhi pc, r2, #0 │ │ │ │ strcs r9, [r0], #-2581 @ 0xfffff5eb │ │ │ │ ldmdavs r5, {r0, r5, r9, sl, lr} │ │ │ │ and r2, r9, r1, lsl #4 │ │ │ │ eorcc pc, r4, r3, asr r8 @ │ │ │ │ strcc fp, [r1], #-403 @ 0xfffffe6d │ │ │ │ @ instruction: 0xf8563201 │ │ │ │ - blcs 11fbf8 <__read_chk@plt+0xba824> │ │ │ │ + blcs 11fb88 <__read_chk@plt+0xba7b4> │ │ │ │ mvnshi pc, r0 │ │ │ │ vqsub.u8 d20, d16, d5 │ │ │ │ ldmdbvc r8, {r1, r3, r4, r5, r8, pc} │ │ │ │ svclt 0x005c0680 │ │ │ │ andcc r3, r1, #1073741824 @ 0x40000000 │ │ │ │ ldmdbvs fp, {r0, r4, r5, r6, r7, r8, sl, ip, lr, pc} │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ tstcc r1, r2, lsl #4 │ │ │ │ strb r2, [sl, r0, lsl #8]! │ │ │ │ @ instruction: 0xf8dfac29 │ │ │ │ movwcs r1, #9232 @ 0x2410 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ eorvs r2, r3, r0 │ │ │ │ @ instruction: 0xf750ad2f │ │ │ │ - @ instruction: 0xf50def80 │ │ │ │ + @ instruction: 0xf50defb8 │ │ │ │ @ instruction: 0x46016398 │ │ │ │ andmi pc, r1, #64, 4 │ │ │ │ @ instruction: 0xf7514618 │ │ │ │ - bls 90e5a0 <__read_chk@plt+0x8a91cc> │ │ │ │ + bls 90e610 <__read_chk@plt+0x8a923c> │ │ │ │ @ instruction: 0xf8802100 │ │ │ │ eorvc r1, r9, r0, lsl #8 │ │ │ │ ldmdavs r2, {r0, r1, r9, sl, lr} │ │ │ │ tstpeq r2, pc, rrx @ p-variant is OBSOLETE │ │ │ │ subpl pc, r0, #8388608 @ 0x800000 │ │ │ │ addcs pc, r0, #13762560 @ 0xd20000 │ │ │ │ ldmvs r1, {r1, r3, r8, ip, sp, pc}^ │ │ │ │ andcs r4, r0, #-1879048188 @ 0x90000004 │ │ │ │ movwls r9, #1027 @ 0x403 │ │ │ │ stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ vhsub.s8 d18, d0, d1 │ │ │ │ @ instruction: 0xf0d14301 │ │ │ │ - @ instruction: 0x4604fe35 │ │ │ │ + @ instruction: 0x4604fddd │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ svcmi 0x00edaf6b │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ cmn fp, r0, lsr r9 │ │ │ │ svceq 0x0018f857 │ │ │ │ stmdacs r0, {r0, sl, ip, sp} │ │ │ │ cmnphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf0ca4629 │ │ │ │ strmi pc, [r6], -r5, ror #20 │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ - bmi ffa5c880 <__read_chk@plt+0xff9f74ac> │ │ │ │ - blx 224e0e <__read_chk@plt+0x1bfa3a> │ │ │ │ + bmi ffa5c810 <__read_chk@plt+0xff9f743c> │ │ │ │ + blx 224d9e <__read_chk@plt+0x1bf9ca> │ │ │ │ ldmpl r3, {r0, r1, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf0d48167 │ │ │ │ - blls 912f10 <__read_chk@plt+0x8adb3c> │ │ │ │ + blls 912d40 <__read_chk@plt+0x8ad96c> │ │ │ │ @ instruction: 0xf8d9681a │ │ │ │ @ instruction: 0xf5023000 │ │ │ │ @ instruction: 0xf8925240 │ │ │ │ @ instruction: 0xf04110f4 │ │ │ │ @ instruction: 0xf8820120 │ │ │ │ - blcs 11801c <__read_chk@plt+0xb2c48> │ │ │ │ + blcs 117fac <__read_chk@plt+0xb2bd8> │ │ │ │ cmnphi r9, r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xb122681a │ │ │ │ svccs 0x0004f853 │ │ │ │ - bcs 121460 <__read_chk@plt+0xbc08c> │ │ │ │ + bcs 1213f0 <__read_chk@plt+0xbc01c> │ │ │ │ ldcne 1, cr13, [r5], #1000 @ 0x3e8 │ │ │ │ strtmi r0, [r8], -sp, lsr #1 │ │ │ │ - @ instruction: 0xf960f0d6 │ │ │ │ + @ instruction: 0xf908f0d6 │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ @ instruction: 0xf7504605 │ │ │ │ - blmi ff58ec04 <__read_chk@plt+0xff529830> │ │ │ │ + blmi ff58ec74 <__read_chk@plt+0xff5298a0> │ │ │ │ ldrbtmi r2, [fp], #-24 @ 0xffffffe8 │ │ │ │ andcc pc, r4, r0, lsl #22 │ │ │ │ ldc2 7, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xb1a36028 │ │ │ │ ldrbtvc pc, [ip], pc, asr #12 @ │ │ │ │ ldrbtvc pc, [pc], pc, asr #13 @ │ │ │ │ vstmdbne ip!, {d1-} │ │ │ │ @ instruction: 0xf0efe006 │ │ │ │ - @ instruction: 0xf8d9fb15 │ │ │ │ + @ instruction: 0xf8d9fabd │ │ │ │ @ instruction: 0xf8443000 │ │ │ │ teqlt r3, r4, lsl #22 │ │ │ │ ldmibpl r8, {r0, r1, r5, sl, lr} │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf06a4648 │ │ │ │ - blls 8524d8 <__read_chk@plt+0x7ed104> │ │ │ │ + blls 852468 <__read_chk@plt+0x7ed094> │ │ │ │ andpl pc, r0, r9, asr #17 │ │ │ │ - blls 42bd30 <__read_chk@plt+0x3c695c> │ │ │ │ + blls 42bcc0 <__read_chk@plt+0x3c68ec> │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ svcge 0x0006f43f │ │ │ │ @ instruction: 0xb1a86828 │ │ │ │ @ instruction: 0xf0ad462c │ │ │ │ stmdavs r0!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt fp, r3, asr #17 │ │ │ │ @ instruction: 0xf0d5300c │ │ │ │ - stmdavs r0!, {r0, r1, r2, r3, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r0, r1, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ tstlt r3, r3, lsl #17 │ │ │ │ @ instruction: 0xf0d53008 │ │ │ │ - strtmi pc, [r0], -r9, lsr #31 │ │ │ │ - @ instruction: 0xffa6f0d5 │ │ │ │ + qsaxmi pc, r0, r1 @ │ │ │ │ + @ instruction: 0xff4ef0d5 │ │ │ │ svceq 0x0004f854 │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ @ instruction: 0xf0d54628 │ │ │ │ - usat pc, #9, pc, lsl #31 @ │ │ │ │ + strbt pc, [r9], r7, asr #30 @ │ │ │ │ ldceq 8, cr15, [r0], {87} @ 0x57 │ │ │ │ - blx ff9500c0 <__read_chk@plt+0xff8eacec> │ │ │ │ + blx fe350050 <__read_chk@plt+0xfe2eac7c> │ │ │ │ andeq pc, r4, fp, asr #17 │ │ │ │ ldrdlt pc, [r0], -r6 │ │ │ │ @ instruction: 0xf8d8e63e │ │ │ │ stmdbcs r0, {r2, r3, r4, r5, r7, ip} │ │ │ │ ldmdals r7, {r0, r4, r5, ip, lr, pc} │ │ │ │ @ instruction: 0xf8dae6cd │ │ │ │ stmdbcs r0, {r3, ip} │ │ │ │ smlsdcc r4, r7, r0, sp │ │ │ │ ldrdne pc, [ip], -sl │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ smladxcc r1, lr, sp, sl │ │ │ │ - blmi fe9cd220 <__read_chk@plt+0xfe967e4c> │ │ │ │ + blmi fe9cd1b0 <__read_chk@plt+0xfe967ddc> │ │ │ │ svcvs 0x0098447b │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stcmi 14, cr10, [r0], #364 @ 0x16c │ │ │ │ ldrbtcc r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0x3154f894 │ │ │ │ strle r0, [r4], #-2013 @ 0xfffff823 │ │ │ │ ldcne 8, cr15, [r4], {87} @ 0x57 │ │ │ │ - stmdb r0!, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r8, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d4b1d0 │ │ │ │ @ instruction: 0xf5040168 │ │ │ │ stmdacs r0, {r2, r4, r5, r7, sl, ip, sp, lr} │ │ │ │ @ instruction: 0xf8d9d1f0 │ │ │ │ - blcs 11fd68 <__read_chk@plt+0xba994> │ │ │ │ + blcs 11fcf8 <__read_chk@plt+0xba924> │ │ │ │ stclge 4, cr15, [r5, #508]! @ 0x1fc │ │ │ │ - bmi fe68d678 <__read_chk@plt+0xfe6282a4> │ │ │ │ + bmi fe68d608 <__read_chk@plt+0xfe628234> │ │ │ │ svcvs 0x0090447a │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ ldmmi r3, {r0, r2, r3, r4, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe69a4478 │ │ │ │ - strb r3, [pc, #-1796] @ 113680 <__read_chk@plt+0xae2ac> │ │ │ │ + strb r3, [pc, #-1796] @ 113610 <__read_chk@plt+0xae23c> │ │ │ │ @ instruction: 0xff22f77b │ │ │ │ strb r4, [sl], -r6, lsl #12 │ │ │ │ @ instruction: 0x3094f8d4 │ │ │ │ stmmi lr, {r0, r1, r3, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0xf0ef4478 │ │ │ │ - @ instruction: 0x4639fa95 │ │ │ │ - bls 4fa9e0 <__read_chk@plt+0x49560c> │ │ │ │ + @ instruction: 0x4639fa3d │ │ │ │ + bls 4fa970 <__read_chk@plt+0x49559c> │ │ │ │ ldmdbeq r4, {r0, r6, fp, ip, sp, lr, pc} │ │ │ │ - blls 4b89b4 <__read_chk@plt+0x4535e0> │ │ │ │ + blls 4b8944 <__read_chk@plt+0x453570> │ │ │ │ movwls r4, #9736 @ 0x2608 │ │ │ │ movwls r9, #6924 @ 0x1b0c │ │ │ │ movwls r9, #2827 @ 0xb0b │ │ │ │ movweq lr, #35439 @ 0x8a6f │ │ │ │ - blge ab89cc <__read_chk@plt+0xa535f8> │ │ │ │ + blge ab895c <__read_chk@plt+0xa53588> │ │ │ │ @ instruction: 0xf852f7ff │ │ │ │ @ instruction: 0xf0d54638 │ │ │ │ - @ instruction: 0xf8d9ff39 │ │ │ │ - blcs 11fdcc <__read_chk@plt+0xba9f8> │ │ │ │ + @ instruction: 0xf8d9fee1 │ │ │ │ + blcs 11fd5c <__read_chk@plt+0xba988> │ │ │ │ ldcge 4, cr15, [r3, #508]! @ 0x1fc │ │ │ │ smladcc r3, r0, r6, lr │ │ │ │ @ instruction: 0xf8dae7a6 │ │ │ │ - bcs 11be0c <__read_chk@plt+0xb6a38> │ │ │ │ + bcs 11bd9c <__read_chk@plt+0xb69c8> │ │ │ │ @ instruction: 0x3703d1d0 │ │ │ │ @ instruction: 0xf8d4e520 │ │ │ │ - blcs 1200d8 <__read_chk@plt+0xbad04> │ │ │ │ + blcs 120068 <__read_chk@plt+0xbac94> │ │ │ │ adchi pc, r8, r0 │ │ │ │ ldrbtmi r4, [r8], #-2168 @ 0xfffff788 │ │ │ │ ldmvs r8, {r0, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ tstcs r0, sl, lsl #4 │ │ │ │ - ldm lr!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r6!, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdaeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8d9db6f │ │ │ │ @ instruction: 0xf50d3000 │ │ │ │ stcge 4, cr6, [r9, #-608]! @ 0xfffffda0 │ │ │ │ streq lr, [r8, pc, asr #20] │ │ │ │ eoreq pc, r8, r3, asr r8 @ │ │ │ │ - blx 7d1e10 <__read_chk@plt+0x76ca3c> │ │ │ │ + blx 7d1da0 <__read_chk@plt+0x76c9cc> │ │ │ │ andcs r4, r5, #1802240 @ 0x1b8000 │ │ │ │ ldrbtmi r9, [r9], #-41 @ 0xffffffd7 │ │ │ │ @ instruction: 0xf7502000 │ │ │ │ - blls b8f738 <__read_chk@plt+0xb2a364> │ │ │ │ + blls b8f7a8 <__read_chk@plt+0xb2a3d4> │ │ │ │ ldmdavs fp, {r0, r9, sp} │ │ │ │ movweq lr, #2509 @ 0x9cd │ │ │ │ orrvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0x46204619 │ │ │ │ - stmda ip, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stm r4, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0ee4628 │ │ │ │ - rsbcs pc, lr, #7104 @ 0x1bc0 │ │ │ │ + rsbcs pc, lr, #1472 @ 0x5c0 │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ movwls r4, #1553 @ 0x611 │ │ │ │ @ instruction: 0xf8caf7cc │ │ │ │ @ instruction: 0xf47f2879 │ │ │ │ @ instruction: 0xf8d9ae3d │ │ │ │ ldrtmi r3, [r8], -r0 │ │ │ │ muls r5, r3, r9 │ │ │ │ ldmdbpl fp, {r2, r3, r4, r5, r8, sl, fp, ip} │ │ │ │ @ instruction: 0xf0d5b193 │ │ │ │ - @ instruction: 0xf8d9fee7 │ │ │ │ + @ instruction: 0xf8d9fe8f │ │ │ │ @ instruction: 0xf1085000 │ │ │ │ stmdbpl r8!, {r0, fp} │ │ │ │ - blx ad0234 <__read_chk@plt+0xa6ae60> │ │ │ │ + @ instruction: 0xf9cef0ef │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - blcs 128620 <__read_chk@plt+0xc324c> │ │ │ │ + blcs 1285b0 <__read_chk@plt+0xc31dc> │ │ │ │ strtmi sp, [r7], -r9, rrx │ │ │ │ ldmibne r8, {r1, r3, r4, r6, r7, r8, fp, ip, lr}^ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ - mrc2 0, 6, pc, cr4, cr5, {6} │ │ │ │ + mrc2 0, 3, pc, cr12, cr5, {6} │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldmdavs sl, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ subsle r2, r6, r0, lsl #20 │ │ │ │ @ instruction: 0x46349a1c │ │ │ │ andsvs r6, r3, r0, lsr r8 │ │ │ │ - bls 65caac <__read_chk@plt+0x5f76d8> │ │ │ │ + bls 65ca3c <__read_chk@plt+0x5f7668> │ │ │ │ lsllt r6, r3, r0 │ │ │ │ @ instruction: 0xff02f0ad │ │ │ │ stmiavs r3, {r5, fp, sp, lr}^ │ │ │ │ andcc fp, ip, fp, lsl r1 │ │ │ │ - mrc2 0, 5, pc, cr14, cr5, {6} │ │ │ │ + mcr2 0, 3, pc, cr6, cr5, {6} @ │ │ │ │ stmvs r3, {r5, fp, sp, lr} │ │ │ │ andcc fp, r8, r3, lsl r1 │ │ │ │ - mrc2 0, 5, pc, cr8, cr5, {6} │ │ │ │ + mcr2 0, 3, pc, cr0, cr5, {6} @ │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ - @ instruction: 0xf854feb5 │ │ │ │ + @ instruction: 0xf854fe5d │ │ │ │ stmdacs r0, {r2, r8, r9, sl, fp} │ │ │ │ ldrtmi sp, [r0], -sl, ror #3 │ │ │ │ - mcr2 0, 5, pc, cr14, cr5, {6} @ │ │ │ │ + mrc2 0, 2, pc, cr6, cr5, {6} │ │ │ │ ldmdavs fp, {r0, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdbmi sp!, {r3, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf7504479 │ │ │ │ - andcs lr, r3, #224, 26 @ 0x3800 │ │ │ │ + andcs lr, r3, #24, 28 @ 0x180 │ │ │ │ ldrmi r4, [r1], -r3, lsl #12 │ │ │ │ @ instruction: 0xf7ef2004 │ │ │ │ strb pc, [r9, #3265]! @ 0xcc1 @ │ │ │ │ andcs r4, r5, #901120 @ 0xdc000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldcl 7, cr15, [r2, #320] @ 0x140 │ │ │ │ + mcr 7, 0, pc, cr10, cr0, {2} @ │ │ │ │ strmi r2, [r3], -r3, lsl #4 │ │ │ │ andcs r4, r4, r1, lsl r6 │ │ │ │ @ instruction: 0xf0ae9500 │ │ │ │ ldrb pc, [fp, #2497] @ 0x9c1 @ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ - bcs 17ed88 <__read_chk@plt+0x1199b4> │ │ │ │ + bcs 17ed18 <__read_chk@plt+0x119944> │ │ │ │ ldclge 4, cr15, [r0], #-508 @ 0xfffffe04 │ │ │ │ @ instruction: 0xf8d39b1e │ │ │ │ tstls fp, #188, 4 @ 0xc000000b │ │ │ │ - blcs 13ab9c <__read_chk@plt+0xd57c8> │ │ │ │ - blge fe711130 <__read_chk@plt+0xfe6abd5c> │ │ │ │ + blcs 13ab2c <__read_chk@plt+0xd5758> │ │ │ │ + blge fe7110c0 <__read_chk@plt+0xfe6abcec> │ │ │ │ tstls r8, #67108864 @ 0x4000000 │ │ │ │ - bllt fe711f38 <__read_chk@plt+0xfe6acb64> │ │ │ │ + bllt fe711ec8 <__read_chk@plt+0xfe6acaf4> │ │ │ │ ldrbtmi r4, [r8], #-2088 @ 0xfffff7d8 │ │ │ │ strcs lr, [r8, #-1833] @ 0xfffff8d7 │ │ │ │ @ instruction: 0xf750e68d │ │ │ │ - @ instruction: 0x4648ed3a │ │ │ │ + @ instruction: 0x4648ed72 │ │ │ │ @ instruction: 0xf8baf06a │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ - b 150dde0 <__read_chk@plt+0x14a8a0c> │ │ │ │ + b 150dd70 <__read_chk@plt+0x14a899c> │ │ │ │ ldr r0, [r7, r8, lsl #1] │ │ │ │ ldmvs fp, {r8, r9, sp} │ │ │ │ svclt 0x0000deff │ │ │ │ - mlaseq r0, r4, r2, fp │ │ │ │ + eorseq fp, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r3, r5, r8, lsl #12 │ │ │ │ - eorseq fp, r0, ip, ror #4 │ │ │ │ + andseq r3, r5, ip, lsl r5 │ │ │ │ + ldrsbteq fp, [r0], -ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - eorseq r0, r3, r2, lsl #12 │ │ │ │ - eorseq r0, r3, r8, lsl #11 │ │ │ │ - eorseq r0, r3, r0, lsl #11 │ │ │ │ - eorseq r0, r3, r4, ror #10 │ │ │ │ - eorseq r0, r3, r0, lsl #8 │ │ │ │ - andseq pc, r3, r2, ror #20 │ │ │ │ - andseq pc, r3, r6, ror #20 │ │ │ │ - eorseq r0, r3, lr, asr #7 │ │ │ │ - eoreq r5, r7, r0, lsr #20 │ │ │ │ - @ instruction: 0x001531d6 │ │ │ │ - @ instruction: 0x00150eda │ │ │ │ - eorseq sl, r0, ip, ror sp │ │ │ │ - andseq r3, r5, r2, lsr #1 │ │ │ │ - eorseq r0, r3, r8, lsl #1 │ │ │ │ - eorseq r0, r3, r4, rrx │ │ │ │ - eorseq r0, r3, lr │ │ │ │ - eorseq pc, r2, r0, asr pc @ │ │ │ │ - eorseq pc, r2, r4, asr #30 │ │ │ │ - eorseq pc, r2, r4, lsl pc @ │ │ │ │ - andseq r2, r4, r0, ror #16 │ │ │ │ - andseq pc, r3, r4, ror r5 @ │ │ │ │ - andseq pc, r3, r6, lsr #10 │ │ │ │ - andseq r2, r5, r6, asr lr │ │ │ │ - @ instruction: 0x00152db0 │ │ │ │ - andseq r2, r5, sl, asr sp │ │ │ │ - mulseq r4, lr, r6 │ │ │ │ + eorseq r0, r3, r2, ror r6 │ │ │ │ + ldrshteq r0, [r3], -r8 │ │ │ │ + ldrshteq r0, [r3], -r0 │ │ │ │ + ldrsbteq r0, [r3], -r4 │ │ │ │ + eorseq r0, r3, r0, ror r4 │ │ │ │ + andseq pc, r3, r6, ror r9 @ │ │ │ │ + andseq pc, r3, sl, ror r9 @ │ │ │ │ + eorseq r0, r3, lr, lsr r4 │ │ │ │ + eoreq r5, r7, r4, lsr r9 │ │ │ │ + andseq r3, r5, sl, ror #1 │ │ │ │ + andseq r0, r5, lr, ror #27 │ │ │ │ + eorseq sl, r0, ip, ror #27 │ │ │ │ + @ instruction: 0x00152fb6 │ │ │ │ + ldrshteq r0, [r3], -r8 │ │ │ │ + ldrsbteq r0, [r3], -r4 │ │ │ │ + eorseq r0, r3, lr, ror r0 │ │ │ │ + eorseq pc, r2, r0, asr #31 │ │ │ │ + ldrhteq pc, [r2], -r4 @ │ │ │ │ + eorseq pc, r2, r4, lsl #31 │ │ │ │ + andseq r2, r4, r4, ror r7 │ │ │ │ + andseq pc, r3, r8, lsl #9 │ │ │ │ + andseq pc, r3, sl, lsr r4 @ │ │ │ │ + andseq r2, r5, sl, ror #26 │ │ │ │ + andseq r2, r5, r4, asr #25 │ │ │ │ + andseq r2, r5, lr, ror #24 │ │ │ │ + @ instruction: 0x001425b2 │ │ │ │ suble r2, r2, r0, lsl #16 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec6b1f0 <__read_chk@plt+0xfec05e1c> │ │ │ │ + bl fec6b180 <__read_chk@plt+0xfec05dac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdavs r6, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ bicslt r4, r6, r0, lsr r6 │ │ │ │ biclt r4, r1, r8, lsl #12 │ │ │ │ andsmi pc, ip, #13697024 @ 0xd10000 │ │ │ │ eorle r2, ip, r0, lsl #24 │ │ │ │ @ instruction: 0xf815460d │ │ │ │ stmdavs r1!, {r2, r5, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ teqlt r1, pc @ │ │ │ │ @ instruction: 0xb123780b │ │ │ │ tstlt r4, #164, 20 @ 0xa4000 │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ stmdavs r1!, {r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ rscsle r2, r7, r0, lsl #18 │ │ │ │ - @ instruction: 0xf7504630 │ │ │ │ - stmiblt r8!, {r2, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7514630 │ │ │ │ + stmiblt r8!, {r2, r3, r5, fp, sp, lr, pc} │ │ │ │ ldcllt 0, cr2, [r8, #4]! │ │ │ │ @ instruction: 0xb1a46aa4 │ │ │ │ stmdbcs r0, {r0, r5, fp, sp, lr} │ │ │ │ stmdavc fp, {r1, r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ rscsle r2, r7, r0, lsl #22 │ │ │ │ - @ instruction: 0xf7504628 │ │ │ │ - stmdacs r0, {r1, r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + @ instruction: 0xf7514628 │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, fp, sp, lr, pc} │ │ │ │ stmdavs r1!, {r1, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ ldrtmi fp, [r0], -r9, asr #2 │ │ │ │ - svc 0x00def750 │ │ │ │ + ldmda r6, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ @ instruction: 0x2c006aa4 │ │ │ │ @ instruction: 0x4620d1d5 │ │ │ │ - bvs fea43848 <__read_chk@plt+0xfe9de474> │ │ │ │ + bvs fea437d8 <__read_chk@plt+0xfe9de404> │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ @ instruction: 0x4770bdf8 │ │ │ │ svclt 0x00182900 │ │ │ │ andsle r2, r0, r0, lsl #16 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00d0f8cc │ │ │ │ addlt r6, r3, r6, lsl #16 │ │ │ │ tstlt lr, r4, lsl #12 │ │ │ │ ldmdblt fp, {r0, r1, r4, r5, fp, ip, sp, lr} │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ @ instruction: 0x47708ff0 │ │ │ │ strmi r2, [sp], -ip, lsr #32 │ │ │ │ - mrc 7, 7, APSR_nzcv, cr2, cr0, {2} │ │ │ │ + svc 0x002af750 │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0x4630d03a │ │ │ │ - svc 0x0006f750 │ │ │ │ + svc 0x003ef750 │ │ │ │ andcc r4, r1, r2, lsl #13 │ │ │ │ - mcr 7, 7, pc, cr8, cr0, {2} @ │ │ │ │ + svc 0x0020f750 │ │ │ │ rsbsvs r4, r8, r3, lsl #13 │ │ │ │ @ instruction: 0xf105b380 │ │ │ │ movwls r0, #4900 @ 0x1324 │ │ │ │ @ instruction: 0xf7504618 │ │ │ │ - @ instruction: 0x4681eefa │ │ │ │ + @ instruction: 0x4681ef32 │ │ │ │ @ instruction: 0xf7503001 │ │ │ │ - pkhtbmi lr, r0, ip, asr #29 │ │ │ │ + pkhbtmi lr, r0, r4, lsl #30 │ │ │ │ tstlt r8, #56 @ 0x38 │ │ │ │ @ instruction: 0x46524631 │ │ │ │ @ instruction: 0x26004658 │ │ │ │ - svc 0x00e4f750 │ │ │ │ + ldmda ip, {r0, r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbmi r9, [sl], -r1, lsl #18 │ │ │ │ @ instruction: 0xf80b4640 │ │ │ │ - @ instruction: 0xf750600a │ │ │ │ - bvc a1006c <__read_chk@plt+0x9aac98> │ │ │ │ + @ instruction: 0xf751600a │ │ │ │ + bvc a0e0dc <__read_chk@plt+0x9a8d08> │ │ │ │ andvs pc, r9, r8, lsl #16 │ │ │ │ ldmdblt fp!, {r1, r2, r3, r4, r5, r9, ip, sp, lr} │ │ │ │ andscc pc, ip, #13959168 @ 0xd50000 │ │ │ │ @ instruction: 0xf8c562bb │ │ │ │ andlt r7, r3, ip, lsl r2 │ │ │ │ svchi 0x00f0e8bd │ │ │ │ @ instruction: 0xf104221f │ │ │ │ @ instruction: 0xf1070108 │ │ │ │ - @ instruction: 0xf7500008 │ │ │ │ - @ instruction: 0xf887efca │ │ │ │ + @ instruction: 0xf7510008 │ │ │ │ + @ instruction: 0xf887e802 │ │ │ │ strb r6, [sp, r7, lsr #32]! │ │ │ │ andcs r4, r5, #81920 @ 0x14000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [r0], {80} @ 0x50 │ │ │ │ + ldcl 7, cr15, [r8], #320 @ 0x140 │ │ │ │ andlt r2, r3, r0, lsl #2 │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ svclt 0x0070f00d │ │ │ │ - andseq r3, r5, r2, lsl r1 │ │ │ │ + andseq r3, r5, r6, lsr #32 │ │ │ │ svclt 0x00182900 │ │ │ │ andsle r2, pc, r0, lsl #16 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ orrslt r6, pc, r7, lsl #16 │ │ │ │ orrlt r7, fp, fp, lsr r8 │ │ │ │ andsmi pc, ip, #13697024 @ 0xd10000 │ │ │ │ cmnlt ip, lr, lsl #12 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ ldrtmi r6, [r8], -r5, ror #16 │ │ │ │ tstlt r5, r9, lsr #12 │ │ │ │ - svc 0x0050f750 │ │ │ │ - bvs fea00658 <__read_chk@plt+0xfe99b284> │ │ │ │ + svc 0x0088f750 │ │ │ │ + bvs fea005e8 <__read_chk@plt+0xfe99b214> │ │ │ │ ldrmi r4, [ip], -r0, lsr #13 │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0x46284770 │ │ │ │ - svc 0x0044f74f │ │ │ │ + svc 0x007cf74f │ │ │ │ tstlt r8, r0, lsr #16 │ │ │ │ - svc 0x0040f74f │ │ │ │ + svc 0x0078f74f │ │ │ │ @ instruction: 0xf1b86aa3 │ │ │ │ andle r0, r6, r0, lsl #30 │ │ │ │ eorcc pc, r8, r8, asr #17 │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ @ instruction: 0xf74f41f0 │ │ │ │ - @ instruction: 0xf8c6bf33 │ │ │ │ + @ instruction: 0xf8c6bf6b │ │ │ │ @ instruction: 0xe7f7321c │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ - bleq fef524f0 <__read_chk@plt+0xfeeed11c> │ │ │ │ + bleq fef52480 <__read_chk@plt+0xfeeed0ac> │ │ │ │ stcmi 2, cr15, [r4, #-692]! @ 0xfffffd4c │ │ │ │ ldmdbmi r9!, {r1, r3, r7, r9, sl, lr}^ │ │ │ │ andls r4, r9, r9, ror sp │ │ │ │ ldrbtmi r4, [sp], #-2169 @ 0xfffff787 │ │ │ │ stmdapl r1, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd6809 │ │ │ │ @ instruction: 0xf04f141c │ │ │ │ - blcs 1145e0 <__read_chk@plt+0xaf20c> │ │ │ │ + blcs 114570 <__read_chk@plt+0xaf19c> │ │ │ │ ldrmi sp, [pc], -pc, rrx │ │ │ │ @ instruction: 0x46164b74 │ │ │ │ ldmdavs ip, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bvs a406e0 <__read_chk@plt+0x9db30c> │ │ │ │ + bvs a40670 <__read_chk@plt+0x9db29c> │ │ │ │ streq pc, [r8], #-4 │ │ │ │ svclt 0x00d42c04 │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ ldmdavs r8!, {r2, r5, r7} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10780a6 │ │ │ │ @ instruction: 0xf0cc0b08 │ │ │ │ @@ -179086,15 +179058,15 @@ │ │ │ │ stmdbmi r9!, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ stmdapl fp!, {r0, r7, r9, sl, lr}^ │ │ │ │ movwls r1, #36465 @ 0x8e71 │ │ │ │ @ instruction: 0x5002f9b3 │ │ │ │ streq lr, [sl, #-2981] @ 0xfffff45b │ │ │ │ svclt 0x00d842a9 │ │ │ │ @ instruction: 0xf1081eb5 │ │ │ │ - blne c55a38 <__read_chk@plt+0xbf0664> │ │ │ │ + blne c559c8 <__read_chk@plt+0xbf05f4> │ │ │ │ stccs 4, cr4, [r0], {6} │ │ │ │ adcmi sp, lr, #-2147483628 @ 0x80000014 │ │ │ │ addshi pc, r2, r0, lsl #5 │ │ │ │ @ instruction: 0xac0a1bae │ │ │ │ stmdals r9, {r0, r9, sl, ip, sp} │ │ │ │ @ instruction: 0xf00b4651 │ │ │ │ ldmdavs sl!, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ @@ -179120,52 +179092,52 @@ │ │ │ │ andcs r9, r1, r8, lsl #22 │ │ │ │ @ instruction: 0x47986b1b │ │ │ │ @ instruction: 0xf0cc4638 │ │ │ │ eorvs pc, r0, sp, lsl ip @ │ │ │ │ tstcs r0, r8, lsr #2 │ │ │ │ cdp2 0, 13, cr15, cr14, cr12, {0} │ │ │ │ @ instruction: 0xf0d54620 │ │ │ │ - blls 3535b8 <__read_chk@plt+0x2ee1e4> │ │ │ │ - blvs 7dc2c0 <__read_chk@plt+0x776eec> │ │ │ │ - bmi 11a6124 <__read_chk@plt+0x1140d50> │ │ │ │ + blls 3533e8 <__read_chk@plt+0x2ee014> │ │ │ │ + blvs 7dc250 <__read_chk@plt+0x776e7c> │ │ │ │ + bmi 11a60b4 <__read_chk@plt+0x1140ce0> │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ ldrcc pc, [ip], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ cmnle r7, r0, lsl #6 │ │ │ │ stcmi 2, cr15, [r4, #-52]! @ 0xffffffcc │ │ │ │ svchi 0x00f0e8bd │ │ │ │ ldrbtmi r4, [r9], #-2363 @ 0xfffff6c5 │ │ │ │ tstlt r1, r9, lsl #16 │ │ │ │ strbeq r6, [r3], r8, lsl #20 │ │ │ │ stcge 4, cr13, [fp], {65} @ 0x41 │ │ │ │ msrcc CPSR_, pc, asr #32 │ │ │ │ tstcs r0, r1, lsr #32 │ │ │ │ @ instruction: 0x712142ae │ │ │ │ - blne feccabb0 <__read_chk@plt+0xfec657dc> │ │ │ │ + blne feccab40 <__read_chk@plt+0xfec6576c> │ │ │ │ ldrbmi r9, [r1], -r9, lsl #16 │ │ │ │ @ instruction: 0xf00b3601 │ │ │ │ @ instruction: 0x4620f8f3 │ │ │ │ @ instruction: 0xf0ccac0a │ │ │ │ eorvs pc, r0, r9, ror #23 │ │ │ │ addsle r2, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ strtmi pc, [r0], -r9, lsr #29 │ │ │ │ - stc2 0, cr15, [sl], {213} @ 0xd5 │ │ │ │ - bcs 12e410 <__read_chk@plt+0xc903c> │ │ │ │ - bmi bc897c <__read_chk@plt+0xb635a8> │ │ │ │ + ldc2 0, cr15, [r2], #-852 @ 0xfffffcac │ │ │ │ + bcs 12e3a0 <__read_chk@plt+0xc8fcc> │ │ │ │ + bmi bc890c <__read_chk@plt+0xb63538> │ │ │ │ @ instruction: 0xe791447a │ │ │ │ - blvs 17faf54 <__read_chk@plt+0x1795b80> │ │ │ │ + blvs 17faee4 <__read_chk@plt+0x1795b10> │ │ │ │ ldrmi fp, [r8, fp, lsl #7] │ │ │ │ @ instruction: 0xf0cc4638 │ │ │ │ ldrdvs pc, [r0], -r3 @ │ │ │ │ adcsle r2, lr, r0, lsl #16 │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ @ instruction: 0x4620fe93 │ │ │ │ - ldc2l 0, cr15, [r4], #-852 @ 0xfffffcac │ │ │ │ + ldc2 0, cr15, [ip], {213} @ 0xd5 │ │ │ │ stmdami r1!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xe7564478 │ │ │ │ ldrbmi r9, [r1], -r9, lsl #16 │ │ │ │ @ instruction: 0xf00b2601 │ │ │ │ ldrb pc, [r2, r7, asr #17] @ │ │ │ │ ldrbmi r9, [r1], -r9, lsl #16 │ │ │ │ stcge 6, cr2, [sl], {1} │ │ │ │ @@ -179177,122 +179149,122 @@ │ │ │ │ andgt pc, r0, r4, lsl #17 │ │ │ │ mcr2 7, 1, pc, cr14, cr15, {7} @ │ │ │ │ vadd.i8 d18, d2, d0 │ │ │ │ rsbhi r0, r1, sp, asr r1 │ │ │ │ @ instruction: 0x2120bf0c │ │ │ │ rsbvc r2, r1, r8, asr r1 │ │ │ │ ldrtmi lr, [r8], -sp, lsr #15 │ │ │ │ - blx fe9d06d2 <__read_chk@plt+0xfe96b2fe> │ │ │ │ + blx fe9d0662 <__read_chk@plt+0xfe96b28e> │ │ │ │ stmdacs r0, {r5, sp, lr} │ │ │ │ str sp, [ip, lr, asr #3] │ │ │ │ - bl 3520ec <__read_chk@plt+0x2ecd18> │ │ │ │ + bl 115207c <__read_chk@plt+0x10ecca8> │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - ldrhteq sl, [r0], -r6 │ │ │ │ - ldrhteq sl, [r0], -r4 │ │ │ │ - eorseq ip, r6, r8, asr #1 │ │ │ │ + eorseq sl, r0, r6, lsr #14 │ │ │ │ + eorseq sl, r0, r4, lsr #14 │ │ │ │ + eorseq ip, r6, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - ldrdeq r7, [r9], -ip @ │ │ │ │ - andseq r2, r5, r6, ror #31 │ │ │ │ - andseq r2, r5, r0, ror #31 │ │ │ │ - ldrhteq sl, [r0], -lr │ │ │ │ - eorseq fp, r6, lr, asr #31 │ │ │ │ - eoreq r7, r9, r4, lsl r6 │ │ │ │ - eoreq r7, r9, ip, ror #11 │ │ │ │ - blmi ee68b8 <__read_chk@plt+0xe814e4> │ │ │ │ + eoreq r7, r9, r0, ror #11 │ │ │ │ + @ instruction: 0x00152efa │ │ │ │ + @ instruction: 0x00152ef4 │ │ │ │ + eorseq sl, r0, lr, lsr #12 │ │ │ │ + eorseq ip, r6, lr, lsr r0 │ │ │ │ + eoreq r7, r9, r8, lsl r5 │ │ │ │ + strdeq r7, [r9], -r0 @ │ │ │ │ + blmi ee6848 <__read_chk@plt+0xe81474> │ │ │ │ ldrbtmi r4, [r9], #-2615 @ 0xfffff5c9 │ │ │ │ stmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ stmibvs sl, {r0, r4, r8, ip, sp, pc}^ │ │ │ │ suble r2, fp, r1, lsl #20 │ │ │ │ ldreq fp, [r8, #1040] @ 0x410 │ │ │ │ - blmi dc987c <__read_chk@plt+0xd644a8> │ │ │ │ + blmi dc980c <__read_chk@plt+0xd64438> │ │ │ │ ldrbtmi r4, [fp], #-3122 @ 0xfffff3ce │ │ │ │ ldmdbmi r3!, {r1, r4, r5, fp, lr} │ │ │ │ - bmi de55f8 <__read_chk@plt+0xd80224> │ │ │ │ + bmi de5588 <__read_chk@plt+0xd801b4> │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ andsmi lr, sl, r3, asr #19 │ │ │ │ ldcmi 4, cr4, [r1], #-488 @ 0xfffffe18 │ │ │ │ andsne lr, ip, #3194880 @ 0x30c000 │ │ │ │ ldrbtmi r4, [ip], #-2096 @ 0xfffff7d0 │ │ │ │ - bmi d668e0 <__read_chk@plt+0xd0150c> │ │ │ │ + bmi d66870 <__read_chk@plt+0xd0149c> │ │ │ │ ldrbtmi r4, [r9], #-1144 @ 0xfffffb88 │ │ │ │ eormi lr, r6, r3, asr #19 │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ stmdami lr!, {r1, r2, r3, r5, r9, ip} │ │ │ │ - blmi 2525a8 <__read_chk@plt+0x1ed1d4> │ │ │ │ + blmi 252538 <__read_chk@plt+0x1ed164> │ │ │ │ rsbcc r4, r0, r8, ror r4 │ │ │ │ ldmdblt r6!, {r0, r2, r3, ip, sp, lr, pc}^ │ │ │ │ stmdami ip!, {r0, r1, r3, r5, r8, r9, fp, lr} │ │ │ │ - bmi c25630 <__read_chk@plt+0xbc025c> │ │ │ │ + bmi c255c0 <__read_chk@plt+0xbc01ec> │ │ │ │ stcmi 4, cr4, [ip], #-480 @ 0xfffffe20 │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrbtmi r0, [ip], #-538 @ 0xfffffde6 │ │ │ │ stmdami fp!, {r1, r3, r5, r9, fp, lr} │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - bmi ba4cf4 <__read_chk@plt+0xb3f920> │ │ │ │ + bmi ba4c84 <__read_chk@plt+0xb3f8b0> │ │ │ │ ldrbtmi r4, [sl], #-1144 @ 0xfffffb88 │ │ │ │ eoreq lr, lr, #3194880 @ 0x30c000 │ │ │ │ - bvs 3c09cc <__read_chk@plt+0x35b5f8> │ │ │ │ + bvs 3c095c <__read_chk@plt+0x35b588> │ │ │ │ strle r0, [r8, #-1809] @ 0xfffff8ef │ │ │ │ ldrle r0, [ip, #-1746] @ 0xfffff92e │ │ │ │ - bmi aa6908 <__read_chk@plt+0xa41534> │ │ │ │ + bmi aa6898 <__read_chk@plt+0xa414c4> │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ andsne lr, ip, #3194880 @ 0x30c000 │ │ │ │ - blmi a4e3dc <__read_chk@plt+0x9e9008> │ │ │ │ + blmi a4e36c <__read_chk@plt+0x9e8f98> │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ bfi r0, ip, #2, #15 │ │ │ │ movweq pc, #1043 @ 0x413 @ │ │ │ │ ldrmi fp, [sl], -r8, lsl #30 │ │ │ │ - blmi 9084a4 <__read_chk@plt+0x8a30d0> │ │ │ │ + blmi 908434 <__read_chk@plt+0x8a3060> │ │ │ │ ldrbtmi r4, [fp], #-2591 @ 0xfffff5e1 │ │ │ │ ldmdami pc, {r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ stmib r0, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf00d3214 │ │ │ │ ldmdbmi sp, {r0, r1, r2, r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ ldrbtmi r4, [r9], #-2589 @ 0xfffff5e3 │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xe7ba121c │ │ │ │ - eorseq fp, r6, lr, asr #29 │ │ │ │ - eorseq sl, r0, r0, lsr #9 │ │ │ │ + eorseq fp, r6, lr, lsr pc │ │ │ │ + eorseq sl, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ - mlaseq r3, sl, r6, r0 │ │ │ │ - andseq r5, r6, ip, asr #4 │ │ │ │ - andseq r2, r5, ip, ror lr │ │ │ │ - andseq r0, r5, r6, asr r9 │ │ │ │ - andseq sl, r4, r0, lsl #16 │ │ │ │ - mulseq r3, sl, pc @ │ │ │ │ - andseq r5, r4, r4, asr #6 │ │ │ │ - ldrdeq r2, [r9], -sl @ │ │ │ │ - andseq r4, r5, r8, asr #14 │ │ │ │ - eorseq r0, r3, r4, ror #12 │ │ │ │ - eorseq r0, r3, r8, asr r6 │ │ │ │ - strhteq r2, [r9], -r8 │ │ │ │ - andseq r2, r5, r0, lsr lr │ │ │ │ - eoreq r2, r9, sl, ror #23 │ │ │ │ - andseq r6, r3, r8, lsl #8 │ │ │ │ - andseq r5, r4, r4, asr #27 │ │ │ │ - andseq r5, r4, sl, lsr #28 │ │ │ │ - andseq r9, r4, ip, lsr r2 │ │ │ │ - eoreq r6, r1, r6, asr #30 │ │ │ │ - eorseq r0, r3, r4, lsl r6 │ │ │ │ - andseq r8, r3, lr, lsr #4 │ │ │ │ - @ instruction: 0x00152dd4 │ │ │ │ - ldrshteq r0, [r3], -r8 │ │ │ │ - @ instruction: 0x001508b2 │ │ │ │ - @ instruction: 0x001363d8 │ │ │ │ + eorseq r0, r3, sl, lsl #14 │ │ │ │ + andseq r5, r6, r0, ror #2 │ │ │ │ + mulseq r5, r0, sp │ │ │ │ + andseq r0, r5, sl, ror #16 │ │ │ │ + andseq sl, r4, r4, lsl r7 │ │ │ │ + andseq r9, r3, r2, ror #29 │ │ │ │ + andseq r5, r4, r8, asr r2 │ │ │ │ + ldrdeq r2, [r9], -lr @ │ │ │ │ + andseq r4, r5, ip, asr r6 │ │ │ │ + ldrsbteq r0, [r3], -r4 │ │ │ │ + eorseq r0, r3, r8, asr #13 │ │ │ │ + strhteq r2, [r9], -ip │ │ │ │ + andseq r2, r5, r4, asr #26 │ │ │ │ + eoreq r2, r9, lr, ror #21 │ │ │ │ + andseq r6, r3, r0, asr r3 │ │ │ │ + @ instruction: 0x00145cd8 │ │ │ │ + andseq r5, r4, lr, lsr sp │ │ │ │ + andseq r9, r4, r0, asr r1 │ │ │ │ + eoreq r6, r1, sl, asr lr │ │ │ │ + eorseq r0, r3, r4, lsl #13 │ │ │ │ + andseq r8, r3, r6, ror r1 │ │ │ │ + andseq r2, r5, r8, ror #25 │ │ │ │ + eorseq r0, r3, r8, ror #12 │ │ │ │ + andseq r0, r5, r6, asr #15 │ │ │ │ + andseq r6, r3, r0, lsr #6 │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e8f8cc │ │ │ │ strmi r4, [r4], -r4, lsr #22 │ │ │ │ ldrbtmi r4, [fp], #-3620 @ 0xfffff1dc │ │ │ │ ldmdavs r8, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ - blle a1e548 <__read_chk@plt+0x9b9174> │ │ │ │ - bvs 9ee9d4 <__read_chk@plt+0x989600> │ │ │ │ + blle a1e4d8 <__read_chk@plt+0x9b9104> │ │ │ │ + bvs 9ee964 <__read_chk@plt+0x989590> │ │ │ │ stclne 4, cr4, [r2], {16} │ │ │ │ ldreq r6, [sl, -r2, lsr #3] │ │ │ │ svclt 0x00444b1f │ │ │ │ movvs r3, r7 │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ ldrle r0, [r2], #-667 @ 0xfffffd65 │ │ │ │ stmibvs r5!, {r2, r3, r4, r8, r9, fp, lr} │ │ │ │ @@ -179304,36 +179276,36 @@ │ │ │ │ andcc r4, r1, #687865856 @ 0x29000000 │ │ │ │ ldclle 5, cr4, [r9, #396]! @ 0x18c │ │ │ │ pop {r5, r6, r8, sp, lr} │ │ │ │ strdcs r8, [r1], -r0 │ │ │ │ pop {r5, r6, r8, sp, lr} │ │ │ │ @ instruction: 0xf8df81f0 │ │ │ │ svcmi 0x00128048 │ │ │ │ - ldrbtmi r4, [pc], #-1272 @ 11459c <__read_chk@plt+0xaf1c8> │ │ │ │ + ldrbtmi r4, [pc], #-1272 @ 11452c <__read_chk@plt+0xaf158> │ │ │ │ @ instruction: 0xf0cc4640 │ │ │ │ @ instruction: 0x4605fd55 │ │ │ │ @ instruction: 0xf0cc4638 │ │ │ │ addmi pc, r5, #5184 @ 0x1440 │ │ │ │ strbmi fp, [r0], -ip, lsl #31 │ │ │ │ @ instruction: 0xf0cc4638 │ │ │ │ strmi pc, [r5], -fp, asr #26 │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ stc2l 0, cr15, [r6, #-816] @ 0xfffffcd0 │ │ │ │ strtmi r4, [r8], #-2825 @ 0xfffff4f7 │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ svclt 0x0000e7be │ │ │ │ - mlaseq r3, r6, r4, r0 │ │ │ │ - eorseq sl, r0, r4, asr #6 │ │ │ │ + eorseq r0, r3, r6, lsl #10 │ │ │ │ + ldrhteq sl, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - @ instruction: 0x00152cf4 │ │ │ │ - @ instruction: 0x00152cfa │ │ │ │ - eoreq pc, r6, lr, lsl #12 │ │ │ │ - eorseq r0, r3, r0, lsl r4 │ │ │ │ - blcs 12e5fc <__read_chk@plt+0xc9228> │ │ │ │ + andseq r2, r5, r8, lsl #24 │ │ │ │ + andseq r2, r5, lr, lsl #24 │ │ │ │ + eoreq pc, r6, r2, lsr #10 │ │ │ │ + eorseq r0, r3, r0, lsl #9 │ │ │ │ + blcs 12e58c <__read_chk@plt+0xc91b8> │ │ │ │ ldmdavs r9, {r0, r3, r6, ip, lr, pc}^ │ │ │ │ strcs fp, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ stmdbcs r5, {r1, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ bicslt sp, r2, r5 │ │ │ │ ldmdavs r9, {r0, r1, r4, r9, sl, lr}^ │ │ │ │ stmdbcs r5, {r1, r3, r4, r7, r8, fp, sp, lr} │ │ │ │ ldmibvs r9, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ @@ -179355,15 +179327,15 @@ │ │ │ │ stmib r0, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ andvs r3, r3, r2, lsl #6 │ │ │ │ stmdavs r2, {r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ svclt 0x00084293 │ │ │ │ movwcc lr, #10688 @ 0x29c0 │ │ │ │ orrsvs sp, sl, fp, ror #1 │ │ │ │ bicsvs fp, r3, r2, lsl #2 │ │ │ │ - blmi 2527dc <__read_chk@plt+0x1ed408> │ │ │ │ + blmi 25276c <__read_chk@plt+0x1ed398> │ │ │ │ movwcc lr, #10688 @ 0x29c0 │ │ │ │ ldrbmi r6, [r0, -r3]! │ │ │ │ @ instruction: 0x461c61d3 │ │ │ │ movwcc lr, #10688 @ 0x29c0 │ │ │ │ ldrb r6, [r3, r3] │ │ │ │ stmib r0, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ andvs r3, r3, r2, lsl #6 │ │ │ │ @@ -179377,90 +179349,90 @@ │ │ │ │ addmi r4, ip, #8 │ │ │ │ stcmi 0, cr13, [lr, #-296]! @ 0xfffffed8 │ │ │ │ ldrtmi r2, [ip], r0, lsl #14 │ │ │ │ stmdbpl r5, {r1, r9, sl, sp}^ │ │ │ │ @ instruction: 0xf9b54638 │ │ │ │ @ instruction: 0xf9b58000 │ │ │ │ @ instruction: 0xf1085006 │ │ │ │ - bl feb22abc <__read_chk@plt+0xfeabd6e8> │ │ │ │ + bl feb22a4c <__read_chk@plt+0xfeabd678> │ │ │ │ and r0, sp, r5, lsl #16 │ │ │ │ @ instruction: 0x5014f8de │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ stcle 5, cr4, [r5], {101} @ 0x65 │ │ │ │ ldrmi r3, [r0, #1537]! @ 0x601 │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ - blle 5976dc <__read_chk@plt+0x532308> │ │ │ │ + blle 59766c <__read_chk@plt+0x532298> │ │ │ │ eorle r4, r1, r1, lsr #5 │ │ │ │ @ instruction: 0x2c0069a4 │ │ │ │ - bllt 1d08ea0 <__read_chk@plt+0x1ca3acc> │ │ │ │ + bllt 1d08e30 <__read_chk@plt+0x1ca3a5c> │ │ │ │ ldrdeq pc, [r0], -lr │ │ │ │ andeq pc, r8, lr, asr #17 │ │ │ │ andsle r4, pc, r8, lsl #5 │ │ │ │ @ instruction: 0xb32c6984 │ │ │ │ @ instruction: 0x270146bc │ │ │ │ @ instruction: 0x26024638 │ │ │ │ @ instruction: 0xf105e7e0 │ │ │ │ strdlt r3, [sp, -pc]! │ │ │ │ - ldclcc 1, cr15, [pc], #48 @ 11473c <__read_chk@plt+0xaf368> │ │ │ │ + ldclcc 1, cr15, [pc], #48 @ 1146cc <__read_chk@plt+0xaf2f8> │ │ │ │ @ instruction: 0xf1bc69e4 │ │ │ │ ldrshle r3, [r9, #255]! @ 0xff │ │ │ │ @ instruction: 0xf04f2001 │ │ │ │ strcs r0, [r2], -r0, lsl #24 │ │ │ │ @ instruction: 0xf8ce42a1 │ │ │ │ bicsle r4, sp, r8 │ │ │ │ @ instruction: 0xf8de6016 │ │ │ │ - blx 41c78e <__read_chk@plt+0x3b73ba> │ │ │ │ + blx 41c71e <__read_chk@plt+0x3b734a> │ │ │ │ andsvs pc, sl, r2, lsl #4 │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ @ instruction: 0x200146bc │ │ │ │ ldrb r2, [r3, r2, lsl #12]! │ │ │ │ strcs r2, [r2], -r0 │ │ │ │ strb r4, [pc, r4, lsl #13]! │ │ │ │ andcs r4, r5, #114688 @ 0x1c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stmib lr!, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r6!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf00d2100 │ │ │ │ @ instruction: 0xf04ffc61 │ │ │ │ @ instruction: 0xe7e930ff │ │ │ │ - eorseq sl, r0, r8, ror #3 │ │ │ │ + eorseq sl, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - andseq r2, r5, r2, asr fp │ │ │ │ + andseq r2, r5, r6, ror #20 │ │ │ │ ldrlt fp, [r0, #-368] @ 0xfffffe90 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ strtmi r4, [r0], -r4, lsl #12 │ │ │ │ @ instruction: 0xf74f69a4 │ │ │ │ - stccs 12, cr14, [r0], {74} @ 0x4a │ │ │ │ + stccs 12, cr14, [r0], {130} @ 0x82 │ │ │ │ ldclt 1, cr13, [r0, #-996] @ 0xfffffc1c │ │ │ │ svclt 0x00004770 │ │ │ │ ldrblt fp, [r0, #-904]! @ 0xfffffc78 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ stmdavs r0, {r1, r2, r9, sl, lr} │ │ │ │ stmdavs r4, {r4, r5, r8, r9, ip, sp, pc} │ │ │ │ @ instruction: 0x4620b134 │ │ │ │ @ instruction: 0xf74f69a4 │ │ │ │ - stccs 12, cr14, [r0], {52} @ 0x34 │ │ │ │ + stccs 12, cr14, [r0], {108} @ 0x6c │ │ │ │ ldmdavs r0!, {r0, r3, r4, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ andsmi pc, ip, #208, 16 @ 0xd00000 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ @ instruction: 0xf74fb108 │ │ │ │ - stmdavs r0!, {r1, r3, r5, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r1, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf74fb108 │ │ │ │ - bvs fea8f864 <__read_chk@plt+0xfea2a490> │ │ │ │ + bvs fea8f8d4 <__read_chk@plt+0xfea2a500> │ │ │ │ @ instruction: 0xf74f4620 │ │ │ │ - strtmi lr, [ip], -r2, lsr #24 │ │ │ │ + @ instruction: 0x462cec5a │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ @ instruction: 0xf8d06830 │ │ │ │ tstlt fp, r8, lsl r2 │ │ │ │ @ instruction: 0xf74f4618 │ │ │ │ - ldmdavs r0!, {r3, r4, sl, fp, sp, lr, pc} │ │ │ │ - ldc 7, cr15, [r4], {79} @ 0x4f │ │ │ │ + ldmdavs r0!, {r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + mcrr 7, 4, pc, ip, cr15 @ │ │ │ │ eorsvs r2, r3, r0, lsl #6 │ │ │ │ @ instruction: 0x4770bd70 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ ldceq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ ldcvc 5, cr15, [r3, #-692] @ 0xfffffd4c │ │ │ │ @@ -179476,195 +179448,195 @@ │ │ │ │ @ instruction: 0xf8df447a │ │ │ │ vst3.32 {d19-d21}, [pc :256], r0 │ │ │ │ strls r7, [fp], #-8 │ │ │ │ @ instruction: 0xf8cd2101 │ │ │ │ ldmpl r3, {r4, sp, pc}^ │ │ │ │ orrsls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ - b 1ed258c <__read_chk@plt+0x1e6d1b8> │ │ │ │ + b fecd251c <__read_chk@plt+0xfec6d148> │ │ │ │ eorvs r4, r8, r6, lsl #12 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blls 23512c <__read_chk@plt+0x1cfd58> │ │ │ │ - blcs cb28c8 <__read_chk@plt+0xc4d4f4> │ │ │ │ + blls 2350bc <__read_chk@plt+0x1cfce8> │ │ │ │ + blcs cb2858 <__read_chk@plt+0xc4d484> │ │ │ │ @ instruction: 0x81aff000 │ │ │ │ msreq CPSR_s, #-2147483647 @ 0x80000001 │ │ │ │ ldrmi r9, [r8], -r4, lsl #18 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7509305 │ │ │ │ - movwcs lr, #3102 @ 0xc1e │ │ │ │ + movwcs lr, #3158 @ 0xc56 │ │ │ │ andscc pc, r7, #8781824 @ 0x860000 │ │ │ │ @ instruction: 0xf8dfa911 │ │ │ │ - blls 395a20 <__read_chk@plt+0x33064c> │ │ │ │ + blls 3959b0 <__read_chk@plt+0x3305dc> │ │ │ │ ldrbtmi r2, [r8], #-1024 @ 0xfffffc00 │ │ │ │ smladxcs r5, r3, r2, r6 │ │ │ │ adcsvs r9, r4, r5, lsl #22 │ │ │ │ strmi lr, [r0], #-2502 @ 0xfffff63a │ │ │ │ strmi lr, [r5], #-2502 @ 0xfffff63a │ │ │ │ teqvs r7, r4 @ │ │ │ │ @ instruction: 0xf00d600b │ │ │ │ @ instruction: 0xf44ffb87 │ │ │ │ stmdals r5, {r1, r3, r4, r5, r6, r7, r8, r9, ip, sp, lr} │ │ │ │ strbmi r9, [r2], -r0, lsl #6 │ │ │ │ strtmi r4, [r1], -fp, asr #12 │ │ │ │ - blx febd0932 <__read_chk@plt+0xfeb6b55e> │ │ │ │ + blx febd08c2 <__read_chk@plt+0xfeb6b4ee> │ │ │ │ @ instruction: 0xf8c64682 │ │ │ │ stmdacs r0, {r3, r4, r9} │ │ │ │ @ instruction: 0x81bbf000 │ │ │ │ ldrdls pc, [r0], -r8 │ │ │ │ andeq pc, r1, r9, lsl #2 │ │ │ │ @ instruction: 0xf7500080 │ │ │ │ - strmi lr, [r3], r0, ror #21 │ │ │ │ + pkhbtmi lr, r3, r8, lsl #22 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf10981eb │ │ │ │ @ instruction: 0xf8c832ff │ │ │ │ @ instruction: 0xf1b92000 │ │ │ │ eorsle r0, r5, r0, lsl #30 │ │ │ │ strtmi r9, [r1], sl, lsl #22 │ │ │ │ @ instruction: 0xf8dd4655 │ │ │ │ @ instruction: 0xf003a02c │ │ │ │ ands r0, r2, r2, lsl #8 │ │ │ │ - blcs cb2aa0 <__read_chk@plt+0xc4d6cc> │ │ │ │ + blcs cb2a30 <__read_chk@plt+0xc4d65c> │ │ │ │ sbcshi pc, r2, r0 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ stmdblt ip!, {r0, r1, r4, r6, r7, pc}^ │ │ │ │ @ instruction: 0xf7504628 │ │ │ │ - @ instruction: 0xf8d8eadc │ │ │ │ + @ instruction: 0xf8d8eb14 │ │ │ │ andcc r3, r1, r0 │ │ │ │ strmi r1, [r5], #-3674 @ 0xfffff1a6 │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ stmdavc fp!, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ rscle r2, r9, lr, lsr #22 │ │ │ │ eorpl pc, r9, fp, asr #16 │ │ │ │ @ instruction: 0xf7504628 │ │ │ │ - strmi lr, [r7], -ip, asr #21 │ │ │ │ + strmi lr, [r7], -r4, lsl #22 │ │ │ │ strcc r4, [r1, -r8, lsr #12] │ │ │ │ - blx fe4d0c62 <__read_chk@plt+0xfe46b88e> │ │ │ │ + blx fe4d0bf2 <__read_chk@plt+0xfe46b81e> │ │ │ │ @ instruction: 0xf1096933 │ │ │ │ ldrtmi r0, [sp], #-2305 @ 0xfffff6ff │ │ │ │ @ instruction: 0xf8d84283 │ │ │ │ svclt 0x00b83000 │ │ │ │ mrcne 1, 2, r6, cr10, cr0, {1} │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ strbmi r4, [r9], -r6, ror #23 │ │ │ │ ldrbmi r9, [r8], -fp, lsl #20 │ │ │ │ andls pc, r0, r8, asr #17 │ │ │ │ andcs r5, r4, #13828096 @ 0xd30000 │ │ │ │ @ instruction: 0xf74f9306 │ │ │ │ - @ instruction: 0x9c05eb9a │ │ │ │ + @ instruction: 0x9c05ebd2 │ │ │ │ @ instruction: 0xf7504620 │ │ │ │ - stmdane r5!, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdane r5!, {r1, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - bls 274dd8 <__read_chk@plt+0x20fa04> │ │ │ │ + bls 274d68 <__read_chk@plt+0x20f994> │ │ │ │ andspl r2, r3, #-1140850688 @ 0xbc000000 │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c81e5a │ │ │ │ - blcs 11c984 <__read_chk@plt+0xb75b0> │ │ │ │ + blcs 11c914 <__read_chk@plt+0xb7540> │ │ │ │ adchi pc, pc, r0 │ │ │ │ @ instruction: 0xf1054bd8 │ │ │ │ @ instruction: 0xf1ab0c01 │ │ │ │ strcs r0, [r0], #-2308 @ 0xfffff6fc │ │ │ │ movwls r4, #25723 @ 0x647b │ │ │ │ stmib sp, {r0, r2, r8, r9, fp, ip, pc}^ │ │ │ │ - bl fec41dd0 <__read_chk@plt+0xfebdc9fc> │ │ │ │ + bl fec41d60 <__read_chk@plt+0xfebdc98c> │ │ │ │ @ instruction: 0xf8cd0303 │ │ │ │ @ instruction: 0xf5c3c020 │ │ │ │ movwls r7, #29690 @ 0x73fa │ │ │ │ ldrbtmi r4, [fp], #-3024 @ 0xfffff430 │ │ │ │ eor r9, sp, r9, lsl #6 │ │ │ │ ldmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf7502007 │ │ │ │ - svcls 0x0005eb78 │ │ │ │ + svcls 0x0005ebb0 │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ stmibmi fp, {r0, r1, r2, r4, r9, ip, sp}^ │ │ │ │ @ instruction: 0x4638aa12 │ │ │ │ @ instruction: 0xf0204479 │ │ │ │ stmdacs r5, {r0, r1, r2, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ adcshi pc, r1, r0 │ │ │ │ rsble r2, fp, r9, lsl #16 │ │ │ │ @ instruction: 0x0112e9dd │ │ │ │ - beq 150b20 <__read_chk@plt+0xeb74c> │ │ │ │ + beq 150ab0 <__read_chk@plt+0xeb6dc> │ │ │ │ andge pc, r4, r4, asr #17 │ │ │ │ @ instruction: 0xf998f019 │ │ │ │ @ instruction: 0x46012210 │ │ │ │ andeq pc, r8, r4, lsl #2 │ │ │ │ - bl 17d2738 <__read_chk@plt+0x176d364> │ │ │ │ + bl fe5d26c8 <__read_chk@plt+0xfe56d2f4> │ │ │ │ andsge pc, r7, r4, lsl #17 │ │ │ │ svcvc 0x00faf5b5 │ │ │ │ @ instruction: 0xf8d8da65 │ │ │ │ cdpne 0, 5, cr3, cr10, cr0, {0} │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ rsble r2, r8, r0, lsl #22 │ │ │ │ strtmi r2, [r5], -r0, lsr #32 │ │ │ │ - b f52758 <__read_chk@plt+0xeed384> │ │ │ │ + b 1d526e8 <__read_chk@plt+0x1ced314> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ tstphi r6, r0 @ p-variant is OBSOLETE │ │ │ │ movwcs r6, #2098 @ 0x832 │ │ │ │ movwcc lr, #27072 @ 0x69c0 │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ @ instruction: 0x6070809e │ │ │ │ bicvs r6, r5, r8, lsr #3 │ │ │ │ svcvc 0x0004f859 │ │ │ │ ldrtmi r6, [r8], -r7, lsr #32 │ │ │ │ - b 10d2780 <__read_chk@plt+0x106d3ac> │ │ │ │ + b 1ed2710 <__read_chk@plt+0x1e6d33c> │ │ │ │ stmdals r4, {r0, r2, r9, sl, lr} │ │ │ │ - b fd2788 <__read_chk@plt+0xf6d3b4> │ │ │ │ + b 1dd2718 <__read_chk@plt+0x1d6d344> │ │ │ │ mcrrne 4, 2, r4, r5, cr8 │ │ │ │ svcvc 0x00faf5b5 │ │ │ │ @ instruction: 0x3002d3b0 │ │ │ │ - b 752798 <__read_chk@plt+0x6ed3c4> │ │ │ │ + b 1552728 <__read_chk@plt+0x14ed354> │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ mrshi pc, CPSR @ │ │ │ │ strtmi r9, [sl], -r4, lsl #18 │ │ │ │ - bl 9d27a8 <__read_chk@plt+0x96d3d4> │ │ │ │ - beq 150ba8 <__read_chk@plt+0xeb7d4> │ │ │ │ + bl 17d2738 <__read_chk@plt+0x176d364> │ │ │ │ + beq 150b38 <__read_chk@plt+0xeb764> │ │ │ │ @ instruction: 0xf80b4658 │ │ │ │ @ instruction: 0xf750a005 │ │ │ │ - stmdbls r6, {r2, r5, r9, fp, sp, lr, pc} │ │ │ │ + stmdbls r6, {r2, r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ ldrbmi r1, [r8], -sl, lsr #20 │ │ │ │ - stmdb lr!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib r6!, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8004683 │ │ │ │ @ instruction: 0xf750a005 │ │ │ │ - @ instruction: 0x4639ea1a │ │ │ │ + @ instruction: 0x4639ea52 │ │ │ │ ldrbmi r1, [r8], -sl, lsr #20 │ │ │ │ - stmdb r4!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib ip, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf8004607 │ │ │ │ ldr sl, [r4, r5] │ │ │ │ - blcs 132d4c <__read_chk@plt+0xcd978> │ │ │ │ + blcs 132cdc <__read_chk@plt+0xcd908> │ │ │ │ svcge 0x003cf43f │ │ │ │ @ instruction: 0xf85a4b94 │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ @ instruction: 0xf53f039a │ │ │ │ @ instruction: 0xe725af35 │ │ │ │ andscs r4, r0, #2375680 @ 0x244000 │ │ │ │ @ instruction: 0xf1046060 │ │ │ │ ldrbtmi r0, [r9], #-8 │ │ │ │ - b ffe52804 <__read_chk@plt+0xffded430> │ │ │ │ + bl c52794 <__read_chk@plt+0xbed3c0> │ │ │ │ @ instruction: 0xf5b52300 │ │ │ │ strbvc r7, [r3, #4090]! @ 0xffa │ │ │ │ @ instruction: 0x4638db99 │ │ │ │ - b fe952810 <__read_chk@plt+0xfe8ed43c> │ │ │ │ + b ff7527a0 <__read_chk@plt+0xff6ed3cc> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf8c81e5a │ │ │ │ - blcs 11cae0 <__read_chk@plt+0xb770c> │ │ │ │ + blcs 11ca70 <__read_chk@plt+0xb769c> │ │ │ │ ldmib sp, {r1, r2, r4, r7, r8, ip, lr, pc}^ │ │ │ │ ldrbmi fp, [r8], -ip, lsl #10 │ │ │ │ strcs r9, [r0], #-3845 @ 0xfffff0fb │ │ │ │ - blx feddb8dc <__read_chk@plt+0xfed76508> │ │ │ │ + blx feddb86c <__read_chk@plt+0xfed76498> │ │ │ │ ldmdbeq fp, {r0, r1, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf74f54ec │ │ │ │ - ldrtmi lr, [r0], -lr, lsl #21 │ │ │ │ + ldrtmi lr, [r0], -r6, asr #21 │ │ │ │ ldc2l 7, cr15, [r6, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 7, cr15, [r2, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xf7504638 │ │ │ │ - @ instruction: 0xf5b0e9da │ │ │ │ + @ instruction: 0xf5b0ea12 │ │ │ │ vrecps.f32 , q8, q13 │ │ │ │ - blmi 1ff4d24 <__read_chk@plt+0x1f8f950> │ │ │ │ + blmi 1ff4cb4 <__read_chk@plt+0x1f8f8e0> │ │ │ │ ldmpl r3, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ - bmi 1fb0b8c <__read_chk@plt+0x1f4b7b8> │ │ │ │ + bmi 1fb0b1c <__read_chk@plt+0x1f4b748> │ │ │ │ ldrbtmi r4, [sl], #-2928 @ 0xfffff490 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x405a9b91 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ sbcshi pc, r1, r0, asr #32 │ │ │ │ @ instruction: 0xf50d4630 │ │ │ │ pop {r0, r1, r4, r8, sl, fp, ip, sp, lr} │ │ │ │ @@ -179672,173 +179644,173 @@ │ │ │ │ @ instruction: 0xf8504620 │ │ │ │ ldmdavc sl, {r3, r8, r9, fp, ip, sp} │ │ │ │ svclt 0x001c2a2e │ │ │ │ ldrmi r9, [r3], -r9, lsl #20 │ │ │ │ stmib sp, {r0, r4, ip, lr, pc}^ │ │ │ │ andcs r3, r1, #268435456 @ 0x10000000 │ │ │ │ ldrbtmi r4, [fp], #-2924 @ 0xfffff494 │ │ │ │ - blmi 1c39768 <__read_chk@plt+0x1bd4394> │ │ │ │ + blmi 1c396f8 <__read_chk@plt+0x1bd4324> │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ @ instruction: 0x46192310 │ │ │ │ - ldmib r6!, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib lr!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib r6, {r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ eorsvs r0, r0, r2 │ │ │ │ ldmdavc sl, {r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ andle r2, r6, lr, lsr #20 │ │ │ │ ldreq r9, [fp, sl, lsl #22] │ │ │ │ ldmiblt r2, {r1, r3, r8, sl, ip, lr, pc}^ │ │ │ │ ldrbtmi r4, [fp], #-2915 @ 0xfffff49d │ │ │ │ ldmvc fp, {r0, r1, sp, lr, pc} │ │ │ │ - blmi 19c3098 <__read_chk@plt+0x195dcc4> │ │ │ │ - bmi 19a5d7c <__read_chk@plt+0x19409a8> │ │ │ │ + blmi 19c3028 <__read_chk@plt+0x195dc54> │ │ │ │ + bmi 19a5d0c <__read_chk@plt+0x1940938> │ │ │ │ @ instruction: 0xe7dc447a │ │ │ │ ldrbtmi r4, [fp], #-2913 @ 0xfffff49f │ │ │ │ bfi r4, sl, #12, #13 │ │ │ │ ldrbtmi r4, [fp], #-2912 @ 0xfffff4a0 │ │ │ │ bfi r4, sl, #12, #9 │ │ │ │ stccc 8, cr15, [r1], {21} │ │ │ │ svclt 0x00082b2f │ │ │ │ - ldrbcc pc, [pc, #261]! @ 114cb5 <__read_chk@plt+0xaf8e1> @ │ │ │ │ + ldrbcc pc, [pc, #261]! @ 114c45 <__read_chk@plt+0xaf871> @ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr15, cr15, {3} │ │ │ │ - blmi 180e738 <__read_chk@plt+0x17a9364> │ │ │ │ + blmi 180e6c8 <__read_chk@plt+0x17a92f4> │ │ │ │ @ instruction: 0x461a447b │ │ │ │ - blls 24eadc <__read_chk@plt+0x1e9708> │ │ │ │ + blls 24ea6c <__read_chk@plt+0x1e9698> │ │ │ │ stmdblt fp!, {r0, r1, r3, r4, r6, fp, ip, sp, lr}^ │ │ │ │ msreq CPSR_s, #0, 2 │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ movwls r4, #22040 @ 0x5618 │ │ │ │ - stmib ip, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r4, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ @ instruction: 0xf886ae4f │ │ │ │ strb r0, [fp], -r4, lsr #32 │ │ │ │ @ instruction: 0xf47f2b2e │ │ │ │ - blls 2404dc <__read_chk@plt+0x1db108> │ │ │ │ + blls 24046c <__read_chk@plt+0x1db098> │ │ │ │ stccs 8, cr7, [r0], {156} @ 0x9c │ │ │ │ mrcge 4, 1, APSR_nzcv, cr8, cr15, {3} │ │ │ │ msreq CPSR_s, #0, 2 │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ movwls r4, #22040 @ 0x5618 │ │ │ │ - ldmdb r6!, {r4, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + stmib lr!, {r4, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ @ instruction: 0x212f9f05 │ │ │ │ @ instruction: 0xf7504638 │ │ │ │ - stmdacs r0, {r2, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ addmi fp, r7, #24, 30 @ 0x60 │ │ │ │ andvc fp, r4, r8, lsl pc │ │ │ │ - blmi f8e4d4 <__read_chk@plt+0xf29100> │ │ │ │ + blmi f8e464 <__read_chk@plt+0xf29090> │ │ │ │ stmdbls r5, {r0, r1, r3, r9, fp, ip, pc} │ │ │ │ vtst.8 , q8, │ │ │ │ @ instruction: 0x461812f5 │ │ │ │ - b 115296c <__read_chk@plt+0x10ed598> │ │ │ │ + b 1f528fc <__read_chk@plt+0x1eed528> │ │ │ │ mvnsmi pc, r0, lsl #17 │ │ │ │ @ instruction: 0x4630e773 │ │ │ │ - stmib lr!, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b ad2904 <__read_chk@plt+0xa6d530> │ │ │ │ mulcs r0, r9, r8 │ │ │ │ strcs fp, [r0], -sl, lsl #18 │ │ │ │ ldrbmi lr, [r1], -fp, ror #14 │ │ │ │ @ instruction: 0xf00d4648 │ │ │ │ ldrb pc, [r8, r7, ror #19]! @ │ │ │ │ andcs r4, r5, #884736 @ 0xd8000 │ │ │ │ ldrsbtlt pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf74f4479 │ │ │ │ - strtmi lr, [r1], -sl, lsr #30 │ │ │ │ + strtmi lr, [r1], -r2, ror #30 │ │ │ │ @ instruction: 0xf9dcf00d │ │ │ │ @ instruction: 0xb12c6834 │ │ │ │ stmibvs r4!, {r5, r9, sl, lr} │ │ │ │ - ldmib r4, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 452938 <__read_chk@plt+0x3ed564> │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ @ instruction: 0xf74f4658 │ │ │ │ - @ instruction: 0x4630e9d0 │ │ │ │ - stmib ip, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldrtmi lr, [r0], -r8, lsl #20 │ │ │ │ + b 252948 <__read_chk@plt+0x1ed574> │ │ │ │ stmdbmi fp!, {r0, r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ andcs r4, r5, #136314880 @ 0x8200000 │ │ │ │ ldrsbtlt pc, [r0], -sp @ │ │ │ │ @ instruction: 0xf74f4479 │ │ │ │ - uadd16mi lr, r1, r0 │ │ │ │ + ldrbmi lr, [r1], -r8, asr #30 │ │ │ │ @ instruction: 0xf9c2f00d │ │ │ │ stccs 8, cr6, [r0], {52} @ 0x34 │ │ │ │ strtmi sp, [r0], -sl, ror #1 │ │ │ │ @ instruction: 0xf74f69a4 │ │ │ │ - @ instruction: 0x2c00e9ba │ │ │ │ + @ instruction: 0x2c00e9f2 │ │ │ │ @ instruction: 0xe7e3d1f9 │ │ │ │ ldrtmi r4, [sl], -r1, lsr #18 │ │ │ │ @ instruction: 0xf74f4479 │ │ │ │ - @ instruction: 0x4659eefe │ │ │ │ + uasxmi lr, r9, r6 │ │ │ │ @ instruction: 0xf9b0f00d │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ ldr pc, [lr, r7, ror #26]! │ │ │ │ andcs r4, r5, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xf74f4479 │ │ │ │ - @ instruction: 0x4631eef2 │ │ │ │ + ldrtmi lr, [r1], -sl, lsr #30 │ │ │ │ @ instruction: 0xf9a4f00d │ │ │ │ @ instruction: 0xf74fe7b5 │ │ │ │ - svclt 0x0000ee74 │ │ │ │ - eorseq sl, r0, r4, rrx │ │ │ │ - eorseq sl, r0, r8, asr r0 │ │ │ │ + svclt 0x0000eeac │ │ │ │ + ldrsbteq sl, [r0], -r4 │ │ │ │ + eorseq sl, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - andseq r2, r5, lr, ror #20 │ │ │ │ + andseq r2, r5, r2, lsl #19 │ │ │ │ andeq r0, r0, r8, asr #27 │ │ │ │ - eoreq pc, r8, r0, ror #7 │ │ │ │ - mlaeq r9, r2, pc, r6 @ │ │ │ │ - eoreq r3, r1, r8, lsl #31 │ │ │ │ + eoreq pc, r8, r4, ror #5 │ │ │ │ + mlaeq r9, r6, lr, r6 │ │ │ │ + mlaeq r1, ip, lr, r3 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ - eoreq lr, r5, r6, lsl sl │ │ │ │ + eoreq lr, r5, sl, lsr #18 │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ - eorseq r9, r0, r6, ror #26 │ │ │ │ - eoreq pc, r6, r2, ror r0 @ │ │ │ │ - andseq r2, r5, r8, lsl r8 │ │ │ │ - andseq r2, r5, r2, lsl r7 │ │ │ │ - andseq r2, r5, r0, lsl #14 │ │ │ │ - andseq r2, r4, r4, lsl #8 │ │ │ │ - eoreq r6, r9, sl, lsr #27 │ │ │ │ - eoreq r6, r9, r2, lsr #27 │ │ │ │ - eoreq r6, r9, r8, lsl #27 │ │ │ │ - @ instruction: 0x001526dc │ │ │ │ - andseq r2, r5, r8, asr #13 │ │ │ │ - andseq r2, r5, r0, ror #12 │ │ │ │ - andseq r2, r5, r0, lsl #12 │ │ │ │ + ldrsbteq r9, [r0], -r6 │ │ │ │ + eoreq lr, r6, r6, lsl #31 │ │ │ │ + andseq r2, r5, ip, lsr #14 │ │ │ │ + andseq r2, r5, r6, lsr #12 │ │ │ │ + andseq r2, r5, r4, lsl r6 │ │ │ │ + andseq r2, r4, r8, lsl r3 │ │ │ │ + eoreq r6, r9, lr, lsr #25 │ │ │ │ + eoreq r6, r9, r6, lsr #25 │ │ │ │ + eoreq r6, r9, ip, lsl #25 │ │ │ │ + @ instruction: 0x001525f0 │ │ │ │ + @ instruction: 0x001525dc │ │ │ │ + andseq r2, r5, r4, ror r5 │ │ │ │ + andseq r2, r5, r4, lsl r5 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ stmdavc r0, {r7, r9, sl, lr} │ │ │ │ biclt r4, r8, r9, lsl #13 │ │ │ │ ldrbcc pc, [pc, r8, lsl #2]! @ │ │ │ │ @ instruction: 0xf816464e │ │ │ │ @ instruction: 0xf8175b01 │ │ │ │ - b 1228964 <__read_chk@plt+0x11c3590> │ │ │ │ + b 12288f4 <__read_chk@plt+0x11c3520> │ │ │ │ adcmi r0, ip, #335544320 @ 0x14000000 │ │ │ │ ldreq sp, [fp], -sl │ │ │ │ @ instruction: 0xf74fd40e │ │ │ │ - stmdavs r3, {r1, r2, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r3, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ eorcs pc, r5, r3, asr r8 @ │ │ │ │ eorcc pc, r4, r3, asr r8 @ │ │ │ │ @ instruction: 0xd105429a │ │ │ │ - blcs 132e4c <__read_chk@plt+0xcda78> │ │ │ │ + blcs 132ddc <__read_chk@plt+0xcda08> │ │ │ │ andcs sp, r1, r9, ror #3 │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ svceq 0x0001f818 │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ svclt 0x0000e7f8 │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00e0f8cc │ │ │ │ movwlt r7, #55309 @ 0xd80d │ │ │ │ ldrdhi pc, [ip], -r0 │ │ │ │ strmi r4, [r1], lr, lsl #12 │ │ │ │ ldmib r8, {r0, r1, r2, r4, r9, sl, lr}^ │ │ │ │ - bcs 1259d0 <__read_chk@plt+0xc05fc> │ │ │ │ + bcs 125960 <__read_chk@plt+0xc058c> │ │ │ │ sadd16mi fp, ip, r8 │ │ │ │ tstlt ip, r1, lsr r6 │ │ │ │ @ instruction: 0xf7ff6820 │ │ │ │ lsrlt pc, r9 @ @ │ │ │ │ strcc lr, [r0, #-2521] @ 0xfffff627 │ │ │ │ svclt 0x00082f00 │ │ │ │ - bl fee66648 <__read_chk@plt+0xfee01274> │ │ │ │ + bl fee665d8 <__read_chk@plt+0xfee01204> │ │ │ │ ldrtmi r0, [r1], -r8, lsl #6 │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ svclt 0x00182c00 │ │ │ │ orrslt r2, fp, r0, lsl #6 │ │ │ │ @ instruction: 0xf7ff6828 │ │ │ │ smlaltblt pc, r0, r7, pc @ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ @@ -179848,40 +179820,40 @@ │ │ │ │ ldmib r5, {r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ strmi r3, [r4], -r6, lsl #10 │ │ │ │ svclt 0x00082f00 │ │ │ │ @ instruction: 0xe7e2461d │ │ │ │ strb r4, [sp, r5, lsr #12]! │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ @ instruction: 0x47706058 │ │ │ │ - mlaseq r6, lr, r4, fp │ │ │ │ + eorseq fp, r6, lr, lsl #10 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stmibeq r8, {r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf2ad49d8 │ │ │ │ - bmi ff730384 <__read_chk@plt+0xff6cafb0> │ │ │ │ + bmi ff730314 <__read_chk@plt+0xff6caf40> │ │ │ │ stmdbeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf8df4479 │ │ │ │ movwcs r8, #860 @ 0x35c │ │ │ │ ldrbtmi r4, [r8], #1543 @ 0x607 │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ strbcs pc, [ip], -sp, asr #17 @ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ andcc pc, r0, r9, asr #17 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ - blmi ff5352e8 <__read_chk@plt+0xff4cff14> │ │ │ │ + blmi ff535278 <__read_chk@plt+0xff4cfea4> │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ movwls r8, #4357 @ 0x1105 │ │ │ │ - blmi ff4806dc <__read_chk@plt+0xff41b308> │ │ │ │ + blmi ff48066c <__read_chk@plt+0xff41b298> │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf7504619 │ │ │ │ - blmi ff38ef30 <__read_chk@plt+0xff329b5c> │ │ │ │ + blmi ff38efa0 <__read_chk@plt+0xff329bcc> │ │ │ │ andlt pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xf0cc4630 │ │ │ │ strmi pc, [r5], -r1, ror #17 │ │ │ │ ldrbtmi r4, [r8], #-2246 @ 0xfffff73a │ │ │ │ @ instruction: 0xf8dcf0cc │ │ │ │ stmiami r5, {r3, r4, ip, pc}^ │ │ │ │ @ instruction: 0xf0cc4478 │ │ │ │ @@ -179889,86 +179861,86 @@ │ │ │ │ @ instruction: 0xf0cc4638 │ │ │ │ stmibmi r2, {r0, r1, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x46029b18 │ │ │ │ andhi pc, r1, r8, asr r8 @ │ │ │ │ tstcc r3, r9, ror #17 │ │ │ │ strmi r4, [r1], #-1057 @ 0xfffffbdf │ │ │ │ @ instruction: 0x0002f9b8 │ │ │ │ - ble 17258e0 <__read_chk@plt+0x16c050c> │ │ │ │ + ble 1725870 <__read_chk@plt+0x16c049c> │ │ │ │ vmlaeq.f64 d14, d16, d17 │ │ │ │ svceq 0x000af1be │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ - bl fe9586f8 <__read_chk@plt+0xfe8f3324> │ │ │ │ + bl fe958688 <__read_chk@plt+0xfe8f32b4> │ │ │ │ @ instruction: 0xf1ce010e │ │ │ │ addmi r0, r8, #15, 28 @ 0xf0 │ │ │ │ adcshi pc, pc, r0, lsl #5 │ │ │ │ @ instruction: 0x0c00eba1 │ │ │ │ svceq 0x0002f1bc │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ - bl fe957ef4 <__read_chk@plt+0xfe8f2b20> │ │ │ │ + bl fe957e84 <__read_chk@plt+0xfe8f2ab0> │ │ │ │ addmi r0, r8, #12, 2 │ │ │ │ rscshi pc, r6, r0, lsl #5 │ │ │ │ stmib sp, {r4, r5, r9, sl, lr}^ │ │ │ │ vqsub.s8 d19, d2, d8 │ │ │ │ @ instruction: 0xf04f0120 │ │ │ │ eorshi r0, r1, r0, lsl #20 │ │ │ │ andge pc, r2, r6, lsl #17 │ │ │ │ @ instruction: 0xf8a0f0cc │ │ │ │ @ instruction: 0x46059b18 │ │ │ │ - bl 1fb778 <__read_chk@plt+0x1963a4> │ │ │ │ + bl 1fb708 <__read_chk@plt+0x196334> │ │ │ │ @ instruction: 0xf9b80e05 │ │ │ │ cpsid , #2 │ │ │ │ strtmi r0, [r1], #-260 @ 0xfffffefc │ │ │ │ addmi r4, r8, #285212672 @ 0x11000000 │ │ │ │ rschi pc, r7, r0, lsl #5 │ │ │ │ @ instruction: 0x0c00eba1 │ │ │ │ svceq 0x0002f1bc │ │ │ │ @ instruction: 0xf04fbfa8 │ │ │ │ @ instruction: 0xf1cc0c02 │ │ │ │ strbtmi r0, [r6], #3076 @ 0xc04 │ │ │ │ - bl 4a61d8 <__read_chk@plt+0x440e04> │ │ │ │ + bl 4a6168 <__read_chk@plt+0x440d94> │ │ │ │ addmi r0, r8, #-2147483648 @ 0x80000000 │ │ │ │ sbcshi pc, r9, r0, lsl #5 │ │ │ │ ldrmi r1, [r1], #-2401 @ 0xfffff69f │ │ │ │ vsubl.s8 q2, d16, d8 │ │ │ │ ldmdbne r1, {r2, r3, r4, r8, pc}^ │ │ │ │ svclt 0x00ac4288 │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ svclt 0x00d84552 │ │ │ │ - blcs 11db64 <__read_chk@plt+0xb8790> │ │ │ │ + blcs 11daf4 <__read_chk@plt+0xb8720> │ │ │ │ sbchi pc, sp, r0, asr #32 │ │ │ │ @ instruction: 0x461c469a │ │ │ │ @ instruction: 0x469e469c │ │ │ │ @ instruction: 0xf04fe005 │ │ │ │ @ instruction: 0xf04f0a00 │ │ │ │ @ instruction: 0xf04f0c04 │ │ │ │ stmib sp, {r0, r1, r2, r3, r9, sl, fp}^ │ │ │ │ - bne 111d7c8 <__read_chk@plt+0x10b83f4> │ │ │ │ + bne 111d758 <__read_chk@plt+0x10b8384> │ │ │ │ vst1.32 {d20-d21}, [pc], fp │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, r7, r8, ip, sp, lr}^ │ │ │ │ ldcge 4, cr4, [r9], {11} │ │ │ │ andls r4, r4, #2046820352 @ 0x7a000000 │ │ │ │ - b 9397f0 <__read_chk@plt+0x8d441c> │ │ │ │ + b 939780 <__read_chk@plt+0x8d43ac> │ │ │ │ andls r7, sl, #224 @ 0xe0 │ │ │ │ stmib sp, {r1, r2, r7, r9, fp, lr}^ │ │ │ │ ldrbtmi ip, [sl], #-3080 @ 0xfffff3f8 │ │ │ │ - bmi fe2797c4 <__read_chk@plt+0xfe2143f0> │ │ │ │ + bmi fe279754 <__read_chk@plt+0xfe214380> │ │ │ │ @ instruction: 0xee02e9cd │ │ │ │ andsls r4, r0, #2046820352 @ 0x7a000000 │ │ │ │ stmib sp, {r0, r1, r7, r9, fp, lr}^ │ │ │ │ strtmi r3, [fp], -r5, lsl #6 │ │ │ │ andls r4, sp, #2046820352 @ 0x7a000000 │ │ │ │ stmib sp, {r0, r7, r9, fp, lr}^ │ │ │ │ @ instruction: 0x46200014 │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ ldrls r5, [r3, -r0, lsl #12] │ │ │ │ - bge 4cf704 <__read_chk@plt+0x46a330> │ │ │ │ - blx 1151304 <__read_chk@plt+0x10ebf30> │ │ │ │ + bge 4cf694 <__read_chk@plt+0x46a2c0> │ │ │ │ + blx 1151294 <__read_chk@plt+0x10ebec0> │ │ │ │ vst3.8 {d25-d27}, [pc], r1 │ │ │ │ - bmi 1ff17c4 <__read_chk@plt+0x1f8c3f0> │ │ │ │ + bmi 1ff1754 <__read_chk@plt+0x1f8c380> │ │ │ │ @ instruction: 0xf9b84630 │ │ │ │ movwls r3, #2 │ │ │ │ @ instruction: 0xf0cc447a │ │ │ │ tstpcs r0, r5, lsr sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf00a4608 │ │ │ │ @ instruction: 0xf8dbfa7f │ │ │ │ teqlt fp, r0 │ │ │ │ @@ -179979,53 +179951,53 @@ │ │ │ │ ldrsbtcc pc, [r0], -r8 @ │ │ │ │ ldrmi r2, [r8, r1] │ │ │ │ ldcge 6, cr4, [sl], {48} @ 0x30 │ │ │ │ stc2l 0, cr15, [r6, #-812]! @ 0xfffffcd4 │ │ │ │ @ instruction: 0xb128901a │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ strtmi pc, [r0], -r7, lsr #16 │ │ │ │ - mcr2 0, 0, pc, cr8, cr4, {6} @ │ │ │ │ + ldc2 0, cr15, [r0, #848]! @ 0x350 │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ smlatbcs r0, r0, r3, fp │ │ │ │ @ instruction: 0xf9e4f0c9 │ │ │ │ @ instruction: 0xf0c94648 │ │ │ │ - bmi 1a53718 <__read_chk@plt+0x19ee344> │ │ │ │ + bmi 1a536a8 <__read_chk@plt+0x19ee2d4> │ │ │ │ ldrbtmi r4, [sl], #-2901 @ 0xfffff4ab │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ @ instruction: 0x364cf8dd │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ vqadd.s8 d8, d29, d10 │ │ │ │ pop {r2, r4, r6, r8, sl, fp, sp, lr} │ │ │ │ - bl 27901c <__read_chk@plt+0x213c48> │ │ │ │ + bl 278fac <__read_chk@plt+0x213bd8> │ │ │ │ @ instruction: 0xf04f010e │ │ │ │ ldrmi r0, [r9], #-2560 @ 0xfffff600 │ │ │ │ stceq 0, cr15, [r4], {79} @ 0x4f │ │ │ │ strtmi r3, [r1], #-260 @ 0xfffffefc │ │ │ │ usada8 r6, r1, r4, r4 │ │ │ │ @ instruction: 0xf8584b4c │ │ │ │ @ instruction: 0xf8dbb003 │ │ │ │ @ instruction: 0xb1a33000 │ │ │ │ movwls r6, #6299 @ 0x189b │ │ │ │ ldrbtmi r4, [fp], #-2899 @ 0xfffff4ad │ │ │ │ movwls sl, #3612 @ 0xe1c │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ ldrmi r2, [r9], -r1, lsl #4 │ │ │ │ @ instruction: 0xf74f4630 │ │ │ │ - ldrbt lr, [r5], r0, lsr #30 │ │ │ │ + usat lr, #21, r8, asr #30 │ │ │ │ ldrsbtcc pc, [r0], -r8 @ │ │ │ │ bfi r4, r8, (invalid: 15:12) │ │ │ │ - ldrbtmi r4, [pc], #-3916 @ 1150a4 <__read_chk@plt+0xafcd0> │ │ │ │ - blmi 144ec0c <__read_chk@plt+0x13e9838> │ │ │ │ + ldrbtmi r4, [pc], #-3916 @ 115034 <__read_chk@plt+0xafc60> │ │ │ │ + blmi 144eb9c <__read_chk@plt+0x13e97c8> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ ldreq r6, [fp, #2075] @ 0x81b │ │ │ │ - blmi 13ca4c8 <__read_chk@plt+0x13650f4> │ │ │ │ + blmi 13ca458 <__read_chk@plt+0x1365084> │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldrbtmi r4, [fp], #-2889 @ 0xfffff4b7 │ │ │ │ - blmi 138f048 <__read_chk@plt+0x1329c74> │ │ │ │ + blmi 138efd8 <__read_chk@plt+0x1329c04> │ │ │ │ andcc pc, r3, r8, asr r8 @ │ │ │ │ @ instruction: 0xe7f6681b │ │ │ │ mrc2 0, 4, pc, cr2, cr15, {0} │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ ldcvs 1, cr2, [fp], {-0} │ │ │ │ @ instruction: 0xf0c96898 │ │ │ │ @@ -180046,21 +180018,21 @@ │ │ │ │ strmi r4, [r2], sl, lsl #8 │ │ │ │ @ instruction: 0x9119429a │ │ │ │ ldrtmi fp, [ip], -r8, asr #31 │ │ │ │ ands sp, r8, r8, lsl #24 │ │ │ │ @ instruction: 0xff92f0cb │ │ │ │ ldrmi r9, [r8], #-2841 @ 0xfffff4e7 │ │ │ │ @ instruction: 0x3002f9b8 │ │ │ │ - ble 865b40 <__read_chk@plt+0x80076c> │ │ │ │ + ble 865ad0 <__read_chk@plt+0x8006fc> │ │ │ │ @ instruction: 0x212f1c60 │ │ │ │ @ instruction: 0xf7509318 │ │ │ │ - blls 74f4b0 <__read_chk@plt+0x6ea0dc> │ │ │ │ + blls 74f520 <__read_chk@plt+0x6ea14c> │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ - bls 789900 <__read_chk@plt+0x72452c> │ │ │ │ - blcs 19bbb8 <__read_chk@plt+0x1367e4> │ │ │ │ + bls 789890 <__read_chk@plt+0x7244bc> │ │ │ │ + blcs 19bb48 <__read_chk@plt+0x136774> │ │ │ │ @ instruction: 0xf50dbfdc │ │ │ │ eorsvc r6, r8, fp, lsl #15 │ │ │ │ ldrtmi sp, [r8], -lr, lsl #24 │ │ │ │ @ instruction: 0xf0cb2400 │ │ │ │ ldmdbls r9, {r0, r1, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strtmi r4, [r4], r2, lsl #12 │ │ │ │ strtmi r4, [r6], r1, lsl #8 │ │ │ │ @@ -180068,39 +180040,39 @@ │ │ │ │ str r4, [r6, -r3, lsr #12] │ │ │ │ ldrb r4, [r0, r7, lsr #12]! │ │ │ │ @ instruction: 0xf50d4639 │ │ │ │ vst1.32 {d22}, [pc], fp │ │ │ │ @ instruction: 0x463872fa │ │ │ │ @ instruction: 0xffbaf0cb │ │ │ │ @ instruction: 0xf74fe7e7 │ │ │ │ - @ instruction: 0x46d4ec1a │ │ │ │ + @ instruction: 0x46d4ec52 │ │ │ │ sbfx r4, r3, #12, #21 │ │ │ │ - eorseq r9, r0, ip, asr #20 │ │ │ │ + ldrhteq r9, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r0, r2, asr #20 │ │ │ │ - eorseq fp, r6, r4, asr r4 │ │ │ │ - andseq pc, r4, ip, lsr pc @ │ │ │ │ + ldrhteq r9, [r0], -r2 │ │ │ │ + eorseq fp, r6, r4, asr #9 │ │ │ │ + andseq pc, r4, r0, asr lr @ │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - @ instruction: 0x001524f2 │ │ │ │ - andseq r2, r5, ip, lsl #10 │ │ │ │ + andseq r2, r5, r6, lsl #8 │ │ │ │ + andseq r2, r5, r0, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - strhteq r6, [r9], -r0 │ │ │ │ - @ instruction: 0x001523de │ │ │ │ - andseq r1, r9, r4, lsr #26 │ │ │ │ - andseq r2, r5, ip, ror #7 │ │ │ │ - andseq r2, r5, r8, ror #7 │ │ │ │ - andseq r5, r4, r4, asr r4 │ │ │ │ - eorseq r9, r0, r6, asr #16 │ │ │ │ - andseq r2, r5, r6, lsl #6 │ │ │ │ - mlaeq r9, lr, r8, r6 │ │ │ │ + strhteq r6, [r9], -r4 │ │ │ │ + @ instruction: 0x001522f2 │ │ │ │ + andseq r1, r9, r8, lsr ip │ │ │ │ + andseq r2, r5, r0, lsl #6 │ │ │ │ + @ instruction: 0x001522fc │ │ │ │ + andseq r5, r4, r8, ror #6 │ │ │ │ + ldrhteq r9, [r0], -r6 │ │ │ │ + andseq r2, r5, sl, lsl r2 │ │ │ │ + eoreq r6, r9, r2, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ - andseq r2, r5, ip, asr #5 │ │ │ │ - @ instruction: 0x001522da │ │ │ │ + andseq r2, r5, r0, ror #3 │ │ │ │ + andseq r2, r5, lr, ror #3 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ - andseq r1, r9, sl, asr #23 │ │ │ │ + @ instruction: 0x00191ade │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00c8f8cc │ │ │ │ @ instruction: 0xf8dfb085 │ │ │ │ @ instruction: 0x4607a110 │ │ │ │ ldrbtmi r4, [sl], #1680 @ 0x690 │ │ │ │ @@ -180114,34 +180086,34 @@ │ │ │ │ ldmdbvs fp!, {r1, r4, sp, lr, pc}^ │ │ │ │ adcmi r3, fp, #4194304 @ 0x400000 │ │ │ │ @ instruction: 0xf85adc0c │ │ │ │ @ instruction: 0xf10b3002 │ │ │ │ strcs r0, [r0, #-2817] @ 0xfffff4ff │ │ │ │ @ instruction: 0x2006f9b3 │ │ │ │ @ instruction: 0x3000f9b3 │ │ │ │ - bne fe7e1a48 <__read_chk@plt+0xfe77c674> │ │ │ │ - blle 10667b4 <__read_chk@plt+0x10013e0> │ │ │ │ + bne fe7e19d8 <__read_chk@plt+0xfe77c604> │ │ │ │ + blle 1066744 <__read_chk@plt+0x1001370> │ │ │ │ mvnlt r6, r4, lsr #19 │ │ │ │ - blne feaaf938 <__read_chk@plt+0xfea4a564> │ │ │ │ + blne feaaf8c8 <__read_chk@plt+0xfea4a4f4> │ │ │ │ @ instruction: 0xf686fab6 │ │ │ │ ldrbmi r4, [r8], -r3, lsr #12 │ │ │ │ @ instruction: 0x96000976 │ │ │ │ @ instruction: 0xf102fb05 │ │ │ │ @ instruction: 0xffa6f7fe │ │ │ │ - bmi bef660 <__read_chk@plt+0xb8a28c> │ │ │ │ + bmi bef5f0 <__read_chk@plt+0xb8a21c> │ │ │ │ bicsle r4, ip, r6, lsr #5 │ │ │ │ svceq 0x0000f1b8 │ │ │ │ @ instruction: 0xf8c8d001 │ │ │ │ @ instruction: 0xf1b9b000 │ │ │ │ sbcsle r0, r4, r0, lsl #30 │ │ │ │ - blx 26f96e <__read_chk@plt+0x20a59a> │ │ │ │ + blx 26f8fe <__read_chk@plt+0x20a52a> │ │ │ │ @ instruction: 0xf8c9f303 │ │ │ │ strb r3, [lr, r0] │ │ │ │ - blcs 13be98 <__read_chk@plt+0xd6ac4> │ │ │ │ - blmi 989378 <__read_chk@plt+0x923fa4> │ │ │ │ + blcs 13be28 <__read_chk@plt+0xd6a54> │ │ │ │ + blmi 989308 <__read_chk@plt+0x923f34> │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0xf10be007 │ │ │ │ @ instruction: 0xf00b0b01 │ │ │ │ tstpcs r0, r9, lsl ip @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xf00a4658 │ │ │ │ @ instruction: 0xf9b4f925 │ │ │ │ @ instruction: 0xf9b42006 │ │ │ │ @@ -180149,152 +180121,152 @@ │ │ │ │ ldrbmi r1, [fp, #-2715] @ 0xfffff565 │ │ │ │ vstrcs d13, [r0, #-32] @ 0xffffffe0 │ │ │ │ strtmi sp, [r9], -sp, ror #3 │ │ │ │ @ instruction: 0xf00a4658 │ │ │ │ @ instruction: 0xe7e8f917 │ │ │ │ mvnlt r9, r3, lsl #22 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ - blmi 579290 <__read_chk@plt+0x513ebc> │ │ │ │ + blmi 579220 <__read_chk@plt+0x513e4c> │ │ │ │ andmi pc, r3, sl, asr r8 @ │ │ │ │ @ instruction: 0x3000f9b4 │ │ │ │ svclt 0x00a82b00 │ │ │ │ - blle 3bc6ec <__read_chk@plt+0x357318> │ │ │ │ + blle 3bc67c <__read_chk@plt+0x3572a8> │ │ │ │ tstcs r0, r8, lsr #12 │ │ │ │ @ instruction: 0xf904f00a │ │ │ │ @ instruction: 0xf00b3501 │ │ │ │ @ instruction: 0xf9b4fbf1 │ │ │ │ addsmi r3, sp, #0 │ │ │ │ @ instruction: 0xf107ddf4 │ │ │ │ @ instruction: 0xf7ff0024 │ │ │ │ ldmvs ip!, {r0, r1, r2, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ orrle r2, fp, r0, lsl #24 │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ @ instruction: 0xf7ff4ff0 │ │ │ │ svclt 0x0000b867 │ │ │ │ - eorseq r9, r0, lr, ror r6 │ │ │ │ + eorseq r9, r0, lr, ror #13 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec6c520 <__read_chk@plt+0xfec0714c> │ │ │ │ + bl fec6c4b0 <__read_chk@plt+0xfec070dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi 899288 <__read_chk@plt+0x833eb4> │ │ │ │ - blmi 8c1544 <__read_chk@plt+0x85c170> │ │ │ │ + bmi 899218 <__read_chk@plt+0x833e44> │ │ │ │ + blmi 8c14d4 <__read_chk@plt+0x85c100> │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ andls r4, r1, ip, lsr #12 │ │ │ │ ldmpl r3, {r2, r5, ip, sp}^ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ ldmdavs lr, {r0, r1, r3, r5, r6, r7, fp, sp, lr} │ │ │ │ - blx 16d3344 <__read_chk@plt+0x166df70> │ │ │ │ + blx 16d32d4 <__read_chk@plt+0x166df00> │ │ │ │ strmi fp, [r4], -r0, ror #2 │ │ │ │ @ instruction: 0xf7ffa801 │ │ │ │ ldmdavc r3!, {r0, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ ldmiblt r3, {r0, sl, ip, pc} │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ @ instruction: 0x4619461a │ │ │ │ @ instruction: 0xff44f7ff │ │ │ │ - blmi 4e7ba8 <__read_chk@plt+0x4827d4> │ │ │ │ + blmi 4e7b38 <__read_chk@plt+0x482764> │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ - blls 26f3d8 <__read_chk@plt+0x20a004> │ │ │ │ + blls 26f368 <__read_chk@plt+0x209f94> │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ tstle r1, r0, lsl #6 │ │ │ │ andlt r4, r6, r0, lsr #12 │ │ │ │ andcs fp, r0, #112, 26 @ 0x1c00 │ │ │ │ @ instruction: 0x46204631 │ │ │ │ stc2 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ rscle r2, r5, r0, lsl #16 │ │ │ │ rscvs r4, r0, r1, lsl #12 │ │ │ │ - bge 1fffa4 <__read_chk@plt+0x19abd0> │ │ │ │ + bge 1fff34 <__read_chk@plt+0x19ab60> │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ @ instruction: 0xe7ddf977 │ │ │ │ - bl 4d30dc <__read_chk@plt+0x46dd08> │ │ │ │ - eorseq r9, r0, r6, asr r5 │ │ │ │ + bl 12d306c <__read_chk@plt+0x126dc98> │ │ │ │ + eorseq r9, r0, r6, asr #11 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r0, ip, lsl r5 │ │ │ │ + eorseq r9, r0, ip, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ - bl fec6c5b4 <__read_chk@plt+0xfec071e0> │ │ │ │ + bl fec6c544 <__read_chk@plt+0xfec07170> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [r7], {248} @ 0xf8 │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7ffb140 │ │ │ │ movwcs pc, #2225 @ 0x8b1 @ │ │ │ │ ldrmi r6, [sl], -r0, lsr #16 │ │ │ │ @ instruction: 0xf7ff4619 │ │ │ │ andcs pc, r1, sp, lsl #30 │ │ │ │ svclt 0x0000bd10 │ │ │ │ - ldrshteq sl, [r6], -r4 │ │ │ │ + eorseq sl, r6, r4, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ - bl fec6c5e4 <__read_chk@plt+0xfec07210> │ │ │ │ + bl fec6c574 <__read_chk@plt+0xfec071a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3993ac <__read_chk@plt+0x333fd8> │ │ │ │ + blmi 39933c <__read_chk@plt+0x333f68> │ │ │ │ ldrbtmi r4, [fp], #-2570 @ 0xfffff5f6 │ │ │ │ @ instruction: 0xf9b5589d │ │ │ │ - blcs 1213f8 <__read_chk@plt+0xbc024> │ │ │ │ + blcs 121388 <__read_chk@plt+0xbbfb4> │ │ │ │ strcs sp, [r0], #-2827 @ 0xfffff4f5 │ │ │ │ tstcs r0, r0, lsr #12 │ │ │ │ @ instruction: 0xf876f00a │ │ │ │ @ instruction: 0xf00b3401 │ │ │ │ @ instruction: 0xf9b5fb63 │ │ │ │ adcmi r3, r3, #0 │ │ │ │ vldmdblt r8!, {s26-s269} │ │ │ │ - mlaseq r0, r6, r4, r9 │ │ │ │ + eorseq r9, r0, r6, lsl #10 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ stcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ @ instruction: 0xf5ad4c55 │ │ │ │ - bmi 1674850 <__read_chk@plt+0x160f47c> │ │ │ │ + bmi 16747e0 <__read_chk@plt+0x160f40c> │ │ │ │ ldrbtmi r4, [ip], #-1664 @ 0xfffff980 │ │ │ │ - blmi 1668d8c <__read_chk@plt+0x16039b8> │ │ │ │ + blmi 1668d1c <__read_chk@plt+0x1603948> │ │ │ │ ldrbtmi r4, [lr], #-1551 @ 0xfffff9f1 │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ @ instruction: 0xf04f9285 │ │ │ │ ldmpl r5!, {r9}^ │ │ │ │ @ instruction: 0x3000f9b5 │ │ │ │ - blle 3e0054 <__read_chk@plt+0x37ac80> │ │ │ │ + blle 3dffe4 <__read_chk@plt+0x37ac10> │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ strcc pc, [r1], #-2121 @ 0xfffff7b7 │ │ │ │ - blx ed1492 <__read_chk@plt+0xe6c0be> │ │ │ │ + blx ed1422 <__read_chk@plt+0xe6c04e> │ │ │ │ @ instruction: 0x3000f9b5 │ │ │ │ ldclle 2, cr4, [r4, #624]! @ 0x270 │ │ │ │ @ instruction: 0xf10d2100 │ │ │ │ @ instruction: 0x46080910 │ │ │ │ @ instruction: 0xf83cf00a │ │ │ │ ldrmi r6, [r8, fp, lsr #18] │ │ │ │ tstcs r0, sl, asr #12 │ │ │ │ @ instruction: 0xf01f4638 │ │ │ │ ldmdblt r8, {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ movwcs lr, #18893 @ 0x49cd │ │ │ │ ldmpl r4!, {r6, r8, r9, fp, lr}^ │ │ │ │ @ instruction: 0xf74f6820 │ │ │ │ - strbmi lr, [r0], -sl, lsr #28 │ │ │ │ - ldmdb sl, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + strbmi lr, [r0], -r2, ror #28 │ │ │ │ + ldmib r2, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strmi r6, [r6], -fp, lsr #17 │ │ │ │ @ instruction: 0xf8d94798 │ │ │ │ - bls 2614ac <__read_chk@plt+0x1fc0d8> │ │ │ │ + bls 26143c <__read_chk@plt+0x1fc068> │ │ │ │ tstle r0, r3, lsl r3 │ │ │ │ svcmi 0x007ff416 │ │ │ │ - bmi f49970 <__read_chk@plt+0xee459c> │ │ │ │ + bmi f49900 <__read_chk@plt+0xee452c> │ │ │ │ ldrbtmi r4, [sl], #-2867 @ 0xfffff4cd │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #23 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @ instruction: 0xf50dd159 │ │ │ │ pop {r0, r1, r2, r8, sl, fp, ip, sp, lr} │ │ │ │ @ instruction: 0xf10d8ff0 │ │ │ │ tstcs r0, r8, lsl fp │ │ │ │ @ instruction: 0x4638465a │ │ │ │ stc2l 0, cr15, [lr, #-124] @ 0xffffff84 │ │ │ │ rscle r2, r5, r0, lsl #16 │ │ │ │ ldrdcc lr, [r5, -sp] │ │ │ │ ldrdeq pc, [r0], -r9 │ │ │ │ addmi r9, r8, #28672 @ 0x7000 │ │ │ │ - ble ff865b40 <__read_chk@plt+0xff80076c> │ │ │ │ + ble ff865ad0 <__read_chk@plt+0xff8006fc> │ │ │ │ tstcs r0, r8, lsr r6 │ │ │ │ @ instruction: 0xf97cf7ff │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfd0d6 │ │ │ │ ldrbtmi r9, [r9], #152 @ 0x98 │ │ │ │ @ instruction: 0xf7ff4648 │ │ │ │ @ instruction: 0xf8c9f93f │ │ │ │ @@ -180305,163 +180277,163 @@ │ │ │ │ @ instruction: 0xffe6f009 │ │ │ │ @ instruction: 0x96024b1e │ │ │ │ ldrbtmi sl, [fp], #-3592 @ 0xfffff1f8 │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ andcs r7, r1, #-402653181 @ 0xe8000003 │ │ │ │ @ instruction: 0x46304619 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ - stcl 7, cr15, [sl], {79} @ 0x4f │ │ │ │ + stc 7, cr15, [r2, #-316] @ 0xfffffec4 │ │ │ │ tstcs r1, r0, lsr r6 │ │ │ │ vmlsl.s q9, d0, d1[3] │ │ │ │ @ instruction: 0xf00c1600 │ │ │ │ @ instruction: 0xf9b5fb01 │ │ │ │ mrscs r0, (UNDEF: 0) │ │ │ │ @ instruction: 0xffccf009 │ │ │ │ tstcs r1, r2, lsl r8 │ │ │ │ @ instruction: 0xf00c4478 │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ - stcl 7, cr15, [r2, #316] @ 0x13c │ │ │ │ - bvs ffc0d57c <__read_chk@plt+0xffba81a8> │ │ │ │ + ldcl 7, cr15, [sl, #316]! @ 0x13c │ │ │ │ + bvs ffc0d50c <__read_chk@plt+0xffba8138> │ │ │ │ stmdavs r0!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ - ldc 7, cr15, [ip, #316]! @ 0x13c │ │ │ │ + ldcl 7, cr15, [r4, #316]! @ 0x13c │ │ │ │ stc2l 0, cr15, [r6, #-128]! @ 0xffffff80 │ │ │ │ ldrhle r4, [r6, #32]! │ │ │ │ @ instruction: 0xf74fe79b │ │ │ │ - svclt 0x0000ea1e │ │ │ │ - eorseq r9, r0, lr, asr #8 │ │ │ │ + svclt 0x0000ea56 │ │ │ │ + ldrhteq r9, [r0], -lr │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r0, r6, asr #8 │ │ │ │ + ldrhteq r9, [r0], -r6 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, r0, sl, asr #7 │ │ │ │ - eorseq sl, r6, sl, lsr #27 │ │ │ │ - andseq r1, r5, lr, lsr #29 │ │ │ │ - andseq r1, r5, r4, lsr #29 │ │ │ │ + eorseq r9, r0, sl, lsr r4 │ │ │ │ + eorseq sl, r6, sl, lsl lr │ │ │ │ + andseq r1, r5, r2, asr #27 │ │ │ │ + @ instruction: 0x00151db8 │ │ │ │ eorcc fp, r4, r0, lsl r1 │ │ │ │ - mrrclt 7, 4, pc, r0, cr14 @ │ │ │ │ + stclt 7, cr15, [r8], {78} @ 0x4e │ │ │ │ svclt 0x00004770 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec6c7bc <__read_chk@plt+0xfec073e8> │ │ │ │ + bl fec6c74c <__read_chk@plt+0xfec07378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - bmi ed8564 <__read_chk@plt+0xe73190> │ │ │ │ + bmi ed84f4 <__read_chk@plt+0xe73120> │ │ │ │ stcvs 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ @ instruction: 0x46064b36 │ │ │ │ ldmdbmi r6!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmpl r3, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf8cd681b │ │ │ │ @ instruction: 0xf04f3404 │ │ │ │ @ instruction: 0xf0ca0300 │ │ │ │ strmi pc, [r5], -r9, lsr #27 │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ - @ instruction: 0xf74eac01 │ │ │ │ - @ instruction: 0xf44fefc8 │ │ │ │ + @ instruction: 0xf74fac01 │ │ │ │ + vst2.8 {d30-d31}, [pc], r0 │ │ │ │ strtmi r6, [r0], -r0, lsl #5 │ │ │ │ tstcs r1, fp, lsr #12 │ │ │ │ - stmib sl, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmib r2, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stceq 1, cr15, [r0], {176} @ 0xb0 │ │ │ │ strtmi fp, [r2], -r2, asr #31 │ │ │ │ ldrmi r2, [r4], #1024 @ 0x400 │ │ │ │ eors sp, r7, r8, lsl #24 │ │ │ │ stmdbcs r0, {r0, sl, ip, sp} │ │ │ │ @ instruction: 0xf5b4bf18 │ │ │ │ mulsle fp, r6, pc @ │ │ │ │ andle r4, r6, r2, ror #10 │ │ │ │ - blne 193668 <__read_chk@plt+0x12e294> │ │ │ │ + blne 1935f8 <__read_chk@plt+0x12e224> │ │ │ │ mvnsle r2, sl, lsl #18 │ │ │ │ strbmi r2, [r2, #-1024]! @ 0xfffffc00 │ │ │ │ strcs sp, [r1], #-504 @ 0xfffffe08 │ │ │ │ @ instruction: 0xf74f4628 │ │ │ │ - bmi 8d07f4 <__read_chk@plt+0x86b420> │ │ │ │ + bmi 8d0864 <__read_chk@plt+0x86b490> │ │ │ │ ldrbtmi r4, [sl], #-2843 @ 0xfffff4e5 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ strcc pc, [r4], #-2269 @ 0xfffff723 │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xd1290300 │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ ldcllt 13, cr6, [r0, #-516]! @ 0xfffffdfc │ │ │ │ andcs r4, r5, #376832 @ 0x5c000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b b53398 <__read_chk@plt+0xaedfc4> │ │ │ │ + b 1953328 <__read_chk@plt+0x18edf54> │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ strcs pc, [r0], #-3237 @ 0xfffff35b │ │ │ │ ldmdbmi r3, {r1, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ strls r2, [r0], -r5, lsl #4 │ │ │ │ ldrbtmi r4, [r9], #-1580 @ 0xfffff9d4 │ │ │ │ - b 8533b0 <__read_chk@plt+0x7edfdc> │ │ │ │ + b 1653340 <__read_chk@plt+0x15edf6c> │ │ │ │ @ instruction: 0xf00c4669 │ │ │ │ bfi pc, r9, #25, #2 @ │ │ │ │ @ instruction: 0xf74f4628 │ │ │ │ - stmdacs r0, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ + stmdacs r0, {r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ stmdbmi ip, {r0, r4, r6, r7, ip, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ ldrbtmi r9, [r9], #-1536 @ 0xfffffa00 │ │ │ │ - b 4533d0 <__read_chk@plt+0x3edffc> │ │ │ │ + b 1253360 <__read_chk@plt+0x11edf8c> │ │ │ │ @ instruction: 0xf00c4669 │ │ │ │ strb pc, [r2, r9, lsl #25]! @ │ │ │ │ - stmib lr, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r9, [r0], -r8 │ │ │ │ + stmib r6, {r0, r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + eorseq r9, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x0013e8dc │ │ │ │ - eorseq r9, r0, lr, asr #4 │ │ │ │ - andseq r1, r5, r6, asr #27 │ │ │ │ - andseq r1, r5, lr, ror #27 │ │ │ │ - @ instruction: 0x00151dba │ │ │ │ + @ instruction: 0x0013e7f0 │ │ │ │ + ldrhteq r9, [r0], -lr │ │ │ │ + @ instruction: 0x00151cda │ │ │ │ + andseq r1, r5, r2, lsl #26 │ │ │ │ + andseq r1, r5, lr, asr #25 │ │ │ │ ldrlt fp, [r8, #-440]! @ 0xfffffe48 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f0f8cc │ │ │ │ stmdavs r0!, {r2, r9, sl, lr}^ │ │ │ │ @ instruction: 0xf74eb108 │ │ │ │ - stmdavs r0!, {r5, r7, sl, fp, sp, lr, pc} │ │ │ │ + stmdavs r0!, {r3, r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf74eb108 │ │ │ │ - bvs fea90950 <__read_chk@plt+0xfea2b57c> │ │ │ │ + bvs fea909c0 <__read_chk@plt+0xfea2b5ec> │ │ │ │ @ instruction: 0xf74e4620 │ │ │ │ - @ instruction: 0x462cec98 │ │ │ │ + @ instruction: 0x462cecd0 │ │ │ │ mvnsle r2, r0, lsl #26 │ │ │ │ @ instruction: 0x4770bd38 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ - bl fec6c8f8 <__read_chk@plt+0xfec07524> │ │ │ │ + bl fec6c888 <__read_chk@plt+0xfec074b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ @ instruction: 0xf020447c │ │ │ │ stmdblt r8, {r0, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ - @ instruction: 0xf74e2000 │ │ │ │ - bmi 551654 <__read_chk@plt+0x4ec280> │ │ │ │ + @ instruction: 0xf74f2000 │ │ │ │ + bmi 54f6c4 <__read_chk@plt+0x4ea2f0> │ │ │ │ ldmvs r3, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - bne ff2afa70 <__read_chk@plt+0xff24a69c> │ │ │ │ - bl 1968358 <__read_chk@plt+0x1902f84> │ │ │ │ + bne ff2afa00 <__read_chk@plt+0xff24a62c> │ │ │ │ + bl 19682e8 <__read_chk@plt+0x1902f14> │ │ │ │ stmiapl r3!, {r0, r2, r8, sl}^ │ │ │ │ cmnlt fp, fp, lsl r8 │ │ │ │ movwcs r2, #20 │ │ │ │ @ instruction: 0x41ab42b0 │ │ │ │ andcs sp, r0, sl, ror #21 │ │ │ │ - svc 0x00bcf74e │ │ │ │ + svc 0x00f4f74e │ │ │ │ strmi r4, [r4], -r8, lsl #22 │ │ │ │ ldrbtmi r4, [fp], #-1549 @ 0xfffff9f3 │ │ │ │ stmib r3, {r0, sp}^ │ │ │ │ ldcllt 5, cr4, [r0, #-8]! │ │ │ │ - blx ff1d17ce <__read_chk@plt+0xff16c3fa> │ │ │ │ + blx ff1d175e <__read_chk@plt+0xff16c38a> │ │ │ │ strb r1, [sp, r3, asr #15]! │ │ │ │ - eorseq r9, r0, r4, lsl #3 │ │ │ │ - mlaseq r6, ip, fp, sl │ │ │ │ + ldrshteq r9, [r0], -r4 │ │ │ │ + eorseq sl, r6, ip, lsl #24 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - eorseq sl, r6, r2, ror fp │ │ │ │ + eorseq sl, r6, r2, ror #23 │ │ │ │ svcmi 0x00f0e92d │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ streq pc, [r8], ip, asr #17 │ │ │ │ - blpl fe953af0 <__read_chk@plt+0xfe8ee71c> │ │ │ │ + blpl fe953a80 <__read_chk@plt+0xfe8ee6ac> │ │ │ │ ldclne 6, cr15, [r4, #-692] @ 0xfffffd4c │ │ │ │ - blmi fe853af8 <__read_chk@plt+0xfe7ee724> │ │ │ │ + blmi fe853a88 <__read_chk@plt+0xfe7ee6b4> │ │ │ │ stmdbpl ip!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf8cd6824 │ │ │ │ @ instruction: 0xf04f494c │ │ │ │ tstls r5, #0, 8 │ │ │ │ - blcc fe453b0c <__read_chk@plt+0xfe3ee738> │ │ │ │ + blcc fe453a9c <__read_chk@plt+0xfe3ee6c8> │ │ │ │ tstcs r0, sp, asr #19 │ │ │ │ @ instruction: 0x61acf50d │ │ │ │ movwls r4, #58491 @ 0xe47b │ │ │ │ @ instruction: 0xf8df461c │ │ │ │ andcs r3, r0, #128, 22 @ 0x20000 │ │ │ │ tstls r7, r4, lsl r0 │ │ │ │ strbcs pc, [r0, #-2189]! @ 0xfffff773 @ │ │ │ │ @@ -180476,46 +180448,46 @@ │ │ │ │ @ instruction: 0xf8dd5b58 │ │ │ │ ldrbtmi r1, [sp], #-2432 @ 0xfffff680 │ │ │ │ @ instruction: 0xf7ff9814 │ │ │ │ strmi pc, [r6], -sp, lsl #16 │ │ │ │ stmdacs r0, {r3, r5, sp, lr} │ │ │ │ strbhi pc, [r3, r1]! @ │ │ │ │ tstlt fp, r0, lsl fp │ │ │ │ - blcs 133858 <__read_chk@plt+0xce484> │ │ │ │ + blcs 1337e8 <__read_chk@plt+0xce414> │ │ │ │ strbhi pc, [ip, -r1, asr #32] @ │ │ │ │ - beq 1d51c28 <__read_chk@plt+0x1cec854> │ │ │ │ + beq 1d51bb8 <__read_chk@plt+0x1cec7e4> │ │ │ │ @ instruction: 0x4652ab1d │ │ │ │ tstcs r0, r0, lsr r6 │ │ │ │ @ instruction: 0xf7ff9306 │ │ │ │ @ instruction: 0xf8dffcf5 │ │ │ │ - bls 4a4498 <__read_chk@plt+0x43f0c4> │ │ │ │ + bls 4a4428 <__read_chk@plt+0x43f054> │ │ │ │ @ instruction: 0xf8df58d5 │ │ │ │ @ instruction: 0xf8523b20 │ │ │ │ @ instruction: 0xf8dfb003 │ │ │ │ ldmpl r3, {r2, r3, r4, r8, r9, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf8df9309 │ │ │ │ @ instruction: 0xf8523b18 │ │ │ │ @ instruction: 0xf8df9003 │ │ │ │ ldmpl r3, {r2, r4, r8, r9, fp, ip, sp}^ │ │ │ │ @ instruction: 0xf8df9308 │ │ │ │ ldrbtmi r3, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ movwls r3, #45828 @ 0xb304 │ │ │ │ - blcc 353bb4 <__read_chk@plt+0x2ee7e0> │ │ │ │ + blcc 353b44 <__read_chk@plt+0x2ee770> │ │ │ │ movwls r4, #50299 @ 0xc47b │ │ │ │ - blcc 253bbc <__read_chk@plt+0x1ee7e8> │ │ │ │ + blcc 253b4c <__read_chk@plt+0x1ee778> │ │ │ │ tstls r7, #2063597568 @ 0x7b000000 │ │ │ │ orrvc pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ movweq pc, #708 @ 0x2c4 @ │ │ │ │ strcs r9, [r0, -sl, lsl #6] │ │ │ │ @ instruction: 0xf4116821 │ │ │ │ @ instruction: 0xf0404100 │ │ │ │ - blls 2b5b0c <__read_chk@plt+0x250738> │ │ │ │ + blls 2b5a9c <__read_chk@plt+0x2506c8> │ │ │ │ @ instruction: 0x0000f9b5 │ │ │ │ @ instruction: 0xf9b56019 │ │ │ │ - bne ff121880 <__read_chk@plt+0xff0bc4ac> │ │ │ │ + bne ff121810 <__read_chk@plt+0xff0bc43c> │ │ │ │ andeq pc, r0, sl, asr #17 │ │ │ │ cdp2 0, 4, cr15, cr0, cr9, {0} │ │ │ │ ldrdne pc, [r0], -fp │ │ │ │ stmdbcc r1, {r0, r5, r7, r8, ip, sp, pc} │ │ │ │ andne pc, r0, fp, asr #17 │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ @ instruction: 0xf9b5864a │ │ │ │ @@ -180535,15 +180507,15 @@ │ │ │ │ @ instruction: 0x2000f9b5 │ │ │ │ @ instruction: 0xf8dd2102 │ │ │ │ movwcc r8, #4132 @ 0x1024 │ │ │ │ @ instruction: 0xf9b51ad3 │ │ │ │ andls r2, r0, #2 │ │ │ │ andcs r4, r0, #64, 12 @ 0x4000000 │ │ │ │ stc2 0, cr15, [ip], #-72 @ 0xffffffb8 │ │ │ │ - blx feed195a <__read_chk@plt+0xfee6c586> │ │ │ │ + blx feed18ea <__read_chk@plt+0xfee6c516> │ │ │ │ strbmi r4, [r0], -r6, lsl #12 │ │ │ │ stc2l 0, cr15, [r0], #-72 @ 0xffffffb8 │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ mrcvs 5, 2, r8, cr11, cr5, {6} │ │ │ │ suble r2, r8, r0, lsl #22 │ │ │ │ eorne pc, r5, #64, 4 │ │ │ │ @@ -180553,55 +180525,55 @@ │ │ │ │ mrc2 7, 7, pc, cr6, cr15, {7} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8d985d7 │ │ │ │ andcs r3, r2, r0 │ │ │ │ tstcs r1, fp, asr lr │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dbdb19 │ │ │ │ - blcs 121920 <__read_chk@plt+0xbc54c> │ │ │ │ + blcs 1218b0 <__read_chk@plt+0xbc4dc> │ │ │ │ ldrbhi pc, [ip, -r0, asr #32]! @ │ │ │ │ @ instruction: 0xff68f00a │ │ │ │ @ instruction: 0xff80f00a │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldclvs 6, cr4, [fp, #-192] @ 0xffffff40 │ │ │ │ pkhbtmi r4, r0, r8, lsl #15 │ │ │ │ ldc2 0, cr15, [ip], {35} @ 0x23 │ │ │ │ - blx febd19c6 <__read_chk@plt+0xfeb6c5f2> │ │ │ │ + blx febd1956 <__read_chk@plt+0xfeb6c582> │ │ │ │ svceq 0x0000f1b8 │ │ │ │ ldrbhi pc, [pc, -r0, asr #32] @ │ │ │ │ movwcs r9, #6664 @ 0x1a08 │ │ │ │ @ instruction: 0xf00a6013 │ │ │ │ @ instruction: 0xf8dfff53 │ │ │ │ @ instruction: 0xf8da39f4 │ │ │ │ ldrbtmi r0, [fp], #-0 │ │ │ │ - blls 2af9c8 <__read_chk@plt+0x24a5f4> │ │ │ │ - bvs 5ef9c8 <__read_chk@plt+0x58a5f4> │ │ │ │ + blls 2af958 <__read_chk@plt+0x24a584> │ │ │ │ + bvs 5ef958 <__read_chk@plt+0x58a584> │ │ │ │ svceq 0x0008f013 │ │ │ │ strbhi pc, [ip, #0]! @ │ │ │ │ @ instruction: 0xf14006db │ │ │ │ ldmvs r3, {r2, r3, r7, r8, sl, pc}^ │ │ │ │ - blcs 26fae4 <__read_chk@plt+0x20a710> │ │ │ │ + blcs 26fa74 <__read_chk@plt+0x20a6a0> │ │ │ │ strhi pc, [r7] │ │ │ │ @ instruction: 0xf0093101 │ │ │ │ @ instruction: 0xf8dbfdb7 │ │ │ │ cmplt r3, #0 │ │ │ │ vmlal.s q9, d0, d0[3] │ │ │ │ addsmi r1, r6, #0, 4 │ │ │ │ ldrbhi pc, [r0] @ │ │ │ │ eorne pc, r5, #64, 4 │ │ │ │ andeq pc, r0, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0xf0404296 │ │ │ │ stmdavs r1!, {r0, r2, r4, r7, r8, sl, pc} │ │ │ │ @ instruction: 0xf8cb3301 │ │ │ │ @ instruction: 0xf4113000 │ │ │ │ @ instruction: 0xf43f4100 │ │ │ │ - blls 441704 <__read_chk@plt+0x3dc330> │ │ │ │ + blls 441694 <__read_chk@plt+0x3dc2c0> │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ - blls 2afa24 <__read_chk@plt+0x24a650> │ │ │ │ - bvs 5efa24 <__read_chk@plt+0x58a650> │ │ │ │ + blls 2af9b4 <__read_chk@plt+0x24a5e0> │ │ │ │ + bvs 5ef9b4 <__read_chk@plt+0x58a5e0> │ │ │ │ @ instruction: 0xf140071e │ │ │ │ @ instruction: 0x06db855e │ │ │ │ ldrbhi pc, [r6, #-320] @ 0xfffffec0 @ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf0002b05 │ │ │ │ tstcc r1, r1, asr r5 │ │ │ │ stc2 0, cr15, [sl, #36] @ 0x24 │ │ │ │ @@ -180609,15 +180581,15 @@ │ │ │ │ vsubw.s8 , q2, d21 │ │ │ │ addsmi r0, lr, #0, 6 │ │ │ │ svcge 0x0032f43f │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ ldclvs 1, cr11, [fp, #44] @ 0x2c │ │ │ │ stmdbls r8, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ @ instruction: 0xb123680b │ │ │ │ - blcs 75cb68 <__read_chk@plt+0x6f7794> │ │ │ │ + blcs 75caf8 <__read_chk@plt+0x6f7724> │ │ │ │ vhadd.u8 d6, d0, d10 │ │ │ │ stmdavs r3!, {r0, r1, r5, r7, r8, sl, pc} │ │ │ │ ldrtmi r2, [r0], -r2, lsl #4 │ │ │ │ svcvc 0x0000f413 │ │ │ │ svclt 0x000c9b0b │ │ │ │ tstcs r0, r0, ror #2 │ │ │ │ @ instruction: 0xf01b4419 │ │ │ │ @@ -180670,87 +180642,87 @@ │ │ │ │ subseq r0, r9, r9, lsr #2 │ │ │ │ rsbeq r0, r1, r8, lsr #1 │ │ │ │ subseq r0, sp, sp, asr r0 │ │ │ │ andeq r0, pc, #97 @ 0x61 │ │ │ │ stmdavs r3!, {r4, r7} │ │ │ │ @ instruction: 0xf1010599 │ │ │ │ @ instruction: 0x463086b5 │ │ │ │ - blx ff651b24 <__read_chk@plt+0xff5ec750> │ │ │ │ + blx ff651ab4 <__read_chk@plt+0xff5ec6e0> │ │ │ │ @ instruction: 0xf020e6ab │ │ │ │ stmdavs r3!, {r5} │ │ │ │ @ instruction: 0xf0402853 │ │ │ │ - ldreq r8, [pc, #1739] @ 1161cf <__read_chk@plt+0xb0dfb> │ │ │ │ + ldreq r8, [pc, #1739] @ 11615f <__read_chk@plt+0xb0d8b> │ │ │ │ @ instruction: 0xf8dfd4f3 │ │ │ │ ldrbtmi r3, [fp], #-2116 @ 0xfffff7bc │ │ │ │ ldmvs fp!, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - bcs 26fc7c <__read_chk@plt+0x20a8a8> │ │ │ │ + bcs 26fc0c <__read_chk@plt+0x20a838> │ │ │ │ mvnshi pc, #1 │ │ │ │ @ instruction: 0xf0126a3a │ │ │ │ @ instruction: 0xf0010608 │ │ │ │ ldmdbls r2, {r0, r5, r8, r9, sl, pc} │ │ │ │ @ instruction: 0xf0012900 │ │ │ │ @ instruction: 0x06d28636 │ │ │ │ strbhi pc, [r2, -r1, asr #2]! @ │ │ │ │ andsvs pc, ip, #14090240 @ 0xd70000 │ │ │ │ @ instruction: 0xf0412e00 │ │ │ │ - bvs ffbf7a2c <__read_chk@plt+0xffb92658> │ │ │ │ + bvs ffbf79bc <__read_chk@plt+0xffb925e8> │ │ │ │ @ instruction: 0xf8df4798 │ │ │ │ ldrbtmi r1, [r9], #-2064 @ 0xfffff7f0 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - svc 0x00b0f74e │ │ │ │ + svc 0x00e8f74e │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ ldrbt pc, [ip], -sp, lsr #20 @ │ │ │ │ ubfxcc pc, pc, #17, #29 │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ @ instruction: 0xf8d88000 │ │ │ │ @ instruction: 0xf0133020 │ │ │ │ @ instruction: 0xf0400710 │ │ │ │ @ instruction: 0x071a875b │ │ │ │ @ instruction: 0xf8dfd5bf │ │ │ │ ldrbtmi r1, [r9], #-2024 @ 0xfffff818 │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ - svc 0x0098f74e │ │ │ │ + svc 0x00d0f74e │ │ │ │ @ instruction: 0xf00c4639 │ │ │ │ strbt pc, [r4], -fp, asr #20 @ │ │ │ │ @ instruction: 0x37d4f8df │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r6, r7, fp, sp, lr} │ │ │ │ - blcs cb3bc0 <__read_chk@plt+0xc4e7ec> │ │ │ │ + blcs cb3b50 <__read_chk@plt+0xc4e77c> │ │ │ │ sbcshi pc, r4, #64 @ 0x40 │ │ │ │ - blcs cb3cc8 <__read_chk@plt+0xc4e8f4> │ │ │ │ + blcs cb3c58 <__read_chk@plt+0xc4e884> │ │ │ │ sbcshi pc, r0, #64 @ 0x40 │ │ │ │ cdpcs 8, 0, cr7, cr0, cr14, {4} │ │ │ │ sbchi pc, ip, #64 @ 0x40 │ │ │ │ sbfxne pc, pc, #17, #21 │ │ │ │ ldrtmi r2, [r0], -r5, lsl #4 │ │ │ │ @ instruction: 0xf74e4479 │ │ │ │ - shsub16mi lr, r1, ip │ │ │ │ - blx cd1bec <__read_chk@plt+0xc6c818> │ │ │ │ + @ instruction: 0x4631efb4 │ │ │ │ + blx cd1b7c <__read_chk@plt+0xc6c7a8> │ │ │ │ @ instruction: 0xf8dfe647 │ │ │ │ ldrbtmi r3, [fp], #-1956 @ 0xfffff85c │ │ │ │ ldmvs r9, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ - bcs 26fcf4 <__read_chk@plt+0x20a920> │ │ │ │ + bcs 26fc84 <__read_chk@plt+0x20a8b0> │ │ │ │ ldrhi pc, [r4], #1 │ │ │ │ @ instruction: 0xf0176827 │ │ │ │ @ instruction: 0xf0010720 │ │ │ │ @ instruction: 0xf8df842a │ │ │ │ ldrbtmi r1, [r9], #-1932 @ 0xfffff874 │ │ │ │ @ instruction: 0xf8dfe7b0 │ │ │ │ ldrbtmi r3, [fp], #-1928 @ 0xfffff878 │ │ │ │ ldmvs fp, {r0, r1, r3, r4, fp, sp, lr}^ │ │ │ │ - bcs 26fd58 <__read_chk@plt+0x20a984> │ │ │ │ + bcs 26fce8 <__read_chk@plt+0x20a914> │ │ │ │ ldrhi pc, [r2], #-1 │ │ │ │ @ instruction: 0xf0166826 │ │ │ │ @ instruction: 0xf0010620 │ │ │ │ @ instruction: 0xf8df8094 │ │ │ │ ldrbtmi r1, [r9], #-1904 @ 0xfffff890 │ │ │ │ @ instruction: 0xf8dfe79e │ │ │ │ - ldrbtmi r7, [pc], #-1900 @ 115c0c <__read_chk@plt+0xb0838> │ │ │ │ + ldrbtmi r7, [pc], #-1900 @ 115b9c <__read_chk@plt+0xb07c8> │ │ │ │ stmiavs r1, {r3, r4, r5, fp, sp, lr}^ │ │ │ │ - blcs 130240 <__read_chk@plt+0xcae6c> │ │ │ │ + blcs 1301d0 <__read_chk@plt+0xcadfc> │ │ │ │ ldrhi pc, [lr], #-0 │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4643ae1a │ │ │ │ @ instruction: 0xf7fe4632 │ │ │ │ ldmdavs sl!, {r0, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -180764,25 +180736,25 @@ │ │ │ │ ldmdavs sl!, {r0, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ teqle pc, r0, lsl #16 │ │ │ │ @ instruction: 0xf8d86836 │ │ │ │ ldmvs r3, {ip, sp, lr}^ │ │ │ │ ldmibvs r2, {r0, r8, sp} │ │ │ │ tstls r0, r0, lsr r6 │ │ │ │ @ instruction: 0xf7fe4639 │ │ │ │ - blls 2d46f8 <__read_chk@plt+0x26f324> │ │ │ │ + blls 2d4688 <__read_chk@plt+0x26f2b4> │ │ │ │ andvs pc, r0, sl, asr #17 │ │ │ │ strb r6, [ip, #31]! │ │ │ │ @ instruction: 0xf0136823 │ │ │ │ @ instruction: 0xf0000620 │ │ │ │ @ instruction: 0xf8df87b3 │ │ │ │ ldrbtmi r1, [r9], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xf8dfe75e │ │ │ │ - ldrbtmi r7, [pc], #-1780 @ 115c8c <__read_chk@plt+0xb08b8> │ │ │ │ + ldrbtmi r7, [pc], #-1780 @ 115c1c <__read_chk@plt+0xb0848> │ │ │ │ stmiavs r1, {r3, r4, r5, fp, sp, lr}^ │ │ │ │ - blcs 1303c0 <__read_chk@plt+0xcafec> │ │ │ │ + blcs 130350 <__read_chk@plt+0xcaf7c> │ │ │ │ bicshi pc, lr, #0 │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x4643ae1a │ │ │ │ @ instruction: 0xf7fe4632 │ │ │ │ ldmdavs sl!, {r0, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ @@ -180791,35 +180763,35 @@ │ │ │ │ @ instruction: 0xf7fec000 │ │ │ │ ldmdavs r8!, {r0, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x46434632 │ │ │ │ stmibvs r9, {r0, r6, r7, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf7fe60c1 │ │ │ │ ldmdavs sl!, {r0, r2, r3, r4, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ adcsle r2, pc, r0, lsl #16 │ │ │ │ - blls 2a7518 <__read_chk@plt+0x242144> │ │ │ │ + blls 2a74a8 <__read_chk@plt+0x2420d4> │ │ │ │ tstcs r1, r2, asr r6 │ │ │ │ - blx fe2d3cdc <__read_chk@plt+0xfe26e908> │ │ │ │ + blx fe2d3c6c <__read_chk@plt+0xfe26e898> │ │ │ │ stmdavs r3!, {r0, r2, r4, r5, r7, r8, sl, sp, lr, pc} │ │ │ │ @ instruction: 0xf57f021f │ │ │ │ @ instruction: 0xf8dfaf02 │ │ │ │ @ instruction: 0x26007694 │ │ │ │ @ instruction: 0x8690f8df │ │ │ │ - ldrbtmi r9, [pc], #-2823 @ 115cf8 <__read_chk@plt+0xb0924> │ │ │ │ + ldrbtmi r9, [pc], #-2823 @ 115c88 <__read_chk@plt+0xb08b4> │ │ │ │ @ instruction: 0x701e44f8 │ │ │ │ ldrtmi r2, [r9], -r5, lsl #4 │ │ │ │ @ instruction: 0xf74e2000 │ │ │ │ - stmdbls r7, {r2, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r7, {r2, r3, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ vst2.8 {d18-d21}, [pc], r0 │ │ │ │ @ instruction: 0x960072fa │ │ │ │ stc2 0, cr15, [r6, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0xf000281f │ │ │ │ vqrshl.u8 d8, d18, d16 │ │ │ │ stmdacs r1, {r3, r4, r7, r8, sl, pc} │ │ │ │ strhi pc, [r6, #768]! @ 0x300 │ │ │ │ - blle ffb5fd28 <__read_chk@plt+0xffafa954> │ │ │ │ + blle ffb5fcb8 <__read_chk@plt+0xffafa8e4> │ │ │ │ ldmdavc lr, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ @ instruction: 0xf0012e00 │ │ │ │ @ instruction: 0xf8df8365 │ │ │ │ vmin.s8 , q0, q2 │ │ │ │ stmdbls r7, {r1, r3, r5, r6, r7, r9, ip, sp} │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf01f3024 │ │ │ │ @@ -180836,20 +180808,20 @@ │ │ │ │ @ instruction: 0xf906f01f │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ @ instruction: 0x46308150 │ │ │ │ stmibne r0, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldc2 7, cr15, [sl, #-1016]! @ 0xfffffc08 │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ @ instruction: 0xf8dfd062 │ │ │ │ - ldrbtmi r7, [pc], #-1540 @ 115d8c <__read_chk@plt+0xb09b8> │ │ │ │ + ldrbtmi r7, [pc], #-1540 @ 115d1c <__read_chk@plt+0xb0948> │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ - blls 2d5188 <__read_chk@plt+0x26fdb4> │ │ │ │ + blls 2d5118 <__read_chk@plt+0x26fd44> │ │ │ │ @ instruction: 0x46524630 │ │ │ │ eorsvs r2, lr, r0, lsl #2 │ │ │ │ - blx ad3d9c <__read_chk@plt+0xa6e9c8> │ │ │ │ + blx ad3d2c <__read_chk@plt+0xa6e958> │ │ │ │ stmdavs r3!, {r2, r4, r6, sp, lr, pc} │ │ │ │ @ instruction: 0xf1410599 │ │ │ │ @ instruction: 0xf8df8557 │ │ │ │ strtcs r3, [pc], -r4, ror #11 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrbcc pc, [r8, #2271] @ 0x8df @ │ │ │ │ @@ -180858,48 +180830,48 @@ │ │ │ │ strls r6, [r3], -r9, lsl #16 │ │ │ │ tstls r5, r7, lsl #28 │ │ │ │ ldrtmi r9, [r0], -r2 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ andls r3, r4, #-1476395005 @ 0xa8000003 │ │ │ │ andls r4, r1, #26214400 @ 0x1900000 │ │ │ │ @ instruction: 0xf74f2201 │ │ │ │ - @ instruction: 0x4630e87a │ │ │ │ - blx ffad3de6 <__read_chk@plt+0xffa6ea12> │ │ │ │ + @ instruction: 0x4630e8b2 │ │ │ │ + blx ffad3d76 <__read_chk@plt+0xffa6e9a2> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ strbhi pc, [r0], -r0, asr #32 @ │ │ │ │ strne pc, [r4, #2271]! @ 0x8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - cdp 7, 5, cr15, cr8, cr14, {2} │ │ │ │ + cdp 7, 9, cr15, cr0, cr14, {2} │ │ │ │ @ instruction: 0xf00c4631 │ │ │ │ str pc, [r4, #-2261]! @ 0xfffff72b │ │ │ │ ldrcc pc, [r4, #2271] @ 0x8df │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf0136a03 │ │ │ │ @ instruction: 0xf0000708 │ │ │ │ @ instruction: 0xf01386a1 │ │ │ │ @ instruction: 0xf0010110 │ │ │ │ @ instruction: 0xf8df80d3 │ │ │ │ andcs r1, r5, #128, 10 @ 0x20000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 4, cr15, cr0, cr14, {2} │ │ │ │ + cdp 7, 7, cr15, cr8, cr14, {2} │ │ │ │ @ instruction: 0xf00c2100 │ │ │ │ str pc, [ip, #-2291] @ 0xfffff70d │ │ │ │ strbcc pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ ldmibvs r3, {r1, r2, r8, sl, fp, sp, pc}^ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ bicsvs r0, r3, fp, asr r9 │ │ │ │ - blx ff2d3e48 <__read_chk@plt+0xff26ea74> │ │ │ │ + blx ff2d3dd8 <__read_chk@plt+0xff26ea04> │ │ │ │ @ instruction: 0xf8dfe4fd │ │ │ │ vqrshl.s8 q12, q2, q0 │ │ │ │ movwls r2, #54033 @ 0xd311 │ │ │ │ andcs r4, r5, #248, 8 @ 0xf8000000 │ │ │ │ andcs r4, r0, r1, asr #12 │ │ │ │ - cdp 7, 2, cr15, cr2, cr14, {2} │ │ │ │ + cdp 7, 5, cr15, cr10, cr14, {2} │ │ │ │ tstcs r0, sp, lsl #20 │ │ │ │ ldc2l 0, cr15, [r2, #80]! @ 0x50 │ │ │ │ vceq.i8 d2, d0, d15 │ │ │ │ stmdacs r0, {r0, r1, sl, pc} │ │ │ │ ldmdacs pc, {r0, r4, r5, r6, r7, r8, r9, fp, ip, lr, pc} @ │ │ │ │ movwge sp, #10479 @ 0x28ef │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ @@ -180935,153 +180907,153 @@ │ │ │ │ @ instruction: 0xffffffd7 │ │ │ │ @ instruction: 0xffffffd7 │ │ │ │ @ instruction: 0xffffffd7 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ @ instruction: 0x3006f9b5 │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ @ instruction: 0xf8db816f │ │ │ │ - blcs 121f18 <__read_chk@plt+0xbcb44> │ │ │ │ + blcs 121ea8 <__read_chk@plt+0xbcad4> │ │ │ │ msrhi SPSR_fx, r0, asr #32 │ │ │ │ @ instruction: 0xf8cb2302 │ │ │ │ ldr r3, [r4], #0 │ │ │ │ strvs pc, [r4], #2271 @ 0x8df │ │ │ │ ldrbtmi r6, [lr], #-2083 @ 0xfffff7dd │ │ │ │ movwne pc, #1155 @ 0x483 @ │ │ │ │ stmibne r0, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ eorvs r6, r3, r0, lsr r8 │ │ │ │ @ instruction: 0xf9eef7ff │ │ │ │ str r6, [r6], #48 @ 0x30 │ │ │ │ strbtcc pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ @ instruction: 0x2006f9b5 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x3000f9b5 │ │ │ │ - bne fe7f0170 <__read_chk@plt+0xfe78ad9c> │ │ │ │ - blcs 21dcc0 <__read_chk@plt+0x1b88ec> │ │ │ │ + bne fe7f0100 <__read_chk@plt+0xfe78ad2c> │ │ │ │ + blcs 21dc50 <__read_chk@plt+0x1b887c> │ │ │ │ andle r4, lr, lr, lsr r6 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ stmdbvs r3, {r0, r2, r6, r7, r8, sl, pc}^ │ │ │ │ eorsle r2, r4, r0, lsl #22 │ │ │ │ ldmibvs r6!, {r1, r8, r9, fp, ip, sp}^ │ │ │ │ andle r1, r2, r9, asr ip │ │ │ │ vmlacs.f64 d3, d0, d1 │ │ │ │ - bcc 18a75c <__read_chk@plt+0x125388> │ │ │ │ + bcc 18a6ec <__read_chk@plt+0x125318> │ │ │ │ stmiavs r1, {r4, r5, r6, r7, r9, ip, lr, pc}^ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf8df85b6 │ │ │ │ @ instruction: 0xf10d7430 │ │ │ │ - blge 79813c <__read_chk@plt+0x732d68> │ │ │ │ + blge 7980cc <__read_chk@plt+0x732cf8> │ │ │ │ @ instruction: 0x461a447f │ │ │ │ andls r4, sp, #70254592 @ 0x4300000 │ │ │ │ - blx 1f53f92 <__read_chk@plt+0x1eeebbe> │ │ │ │ + blx 1f53f22 <__read_chk@plt+0x1eeeb4e> │ │ │ │ ldmdavs sl!, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ ldmvs r3, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd6992 │ │ │ │ @ instruction: 0xf7fec000 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - bls 46e2d0 <__read_chk@plt+0x408efc> │ │ │ │ + bls 46e260 <__read_chk@plt+0x408e8c> │ │ │ │ ldrtmi r4, [r1], -r3, asr #12 │ │ │ │ - blx 1a53fba <__read_chk@plt+0x19eebe6> │ │ │ │ + blx 1a53f4a <__read_chk@plt+0x19eeb76> │ │ │ │ ldrbtmi r4, [fp], #-3069 @ 0xfffff403 │ │ │ │ stmdacs r0, {r1, r3, r4, fp, sp, lr} │ │ │ │ mcrge 4, 4, pc, cr4, cr15, {3} @ │ │ │ │ ldmdavs lr, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ - bcc 18f8d8 <__read_chk@plt+0x12a504> │ │ │ │ - bcc 18af1c <__read_chk@plt+0x125b48> │ │ │ │ + bcc 18f868 <__read_chk@plt+0x12a494> │ │ │ │ + bcc 18aeac <__read_chk@plt+0x125ad8> │ │ │ │ @ instruction: 0xe7ced2fb │ │ │ │ stmdavs r3!, {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, lr} │ │ │ │ vst1.16 @ instruction: 0xf483447e │ │ │ │ str r3, [r3, r0, lsl #6]! │ │ │ │ @ instruction: 0xf9b54bf5 │ │ │ │ ldrbtmi r2, [fp], #-6 │ │ │ │ @ instruction: 0xf9b56818 │ │ │ │ - bne fe7e1ff8 <__read_chk@plt+0xfe77cc24> │ │ │ │ + bne fe7e1f88 <__read_chk@plt+0xfe77cbb4> │ │ │ │ cdpne 8, 13, cr6, cr15, cr6, {4} │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ ldmibvs r3!, {r0, r2, r3, r7, r9, sl, pc} │ │ │ │ stmdbvs r1, {r0, r1, r4, r6, r8, ip, sp, pc}^ │ │ │ │ and r2, r2, r0, lsl #6 │ │ │ │ @ instruction: 0xb11a69b2 │ │ │ │ movwcc r4, #5654 @ 0x1616 │ │ │ │ - ble fff66a7c <__read_chk@plt+0xfff016a8> │ │ │ │ + ble fff66a0c <__read_chk@plt+0xfff01638> │ │ │ │ rscsle r3, r2, #1, 30 │ │ │ │ @ instruction: 0xf10d4fe9 │ │ │ │ - blge 7d81c4 <__read_chk@plt+0x772df0> │ │ │ │ - ldrbtmi r6, [pc], #-2241 @ 116028 <__read_chk@plt+0xb0c54> │ │ │ │ + blge 7d8154 <__read_chk@plt+0x772d80> │ │ │ │ + ldrbtmi r6, [pc], #-2241 @ 115fb8 <__read_chk@plt+0xb0be4> │ │ │ │ movwls r4, #54850 @ 0xd642 │ │ │ │ - blx c5402a <__read_chk@plt+0xbeec56> │ │ │ │ + blx c53fba <__read_chk@plt+0xbeebe6> │ │ │ │ @ instruction: 0xf04f683a │ │ │ │ - blls 459038 <__read_chk@plt+0x3f3c64> │ │ │ │ + blls 458fc8 <__read_chk@plt+0x3f3bf4> │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ ldmvs r3, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd6992 │ │ │ │ @ instruction: 0xf7fec000 │ │ │ │ ldmdavs r8!, {r0, r1, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ - blls 467958 <__read_chk@plt+0x402584> │ │ │ │ + blls 4678e8 <__read_chk@plt+0x402514> │ │ │ │ sbcvs r4, r6, r1, lsr r6 │ │ │ │ - blx 754052 <__read_chk@plt+0x6eec7e> │ │ │ │ + blx 753fe2 <__read_chk@plt+0x6eec0e> │ │ │ │ stmdacs r0, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ mrcge 4, 1, APSR_nzcv, cr10, cr15, {3} │ │ │ │ @ instruction: 0xf8d89b0d │ │ │ │ ldmdavs pc, {sp, lr} @ │ │ │ │ svcls 0x0007e5f7 │ │ │ │ rsccc pc, sl, #64, 4 │ │ │ │ cmpphi r4, #14614528 @ p-variant is OBSOLETE @ 0xdf0000 │ │ │ │ @ instruction: 0xf74f4638 │ │ │ │ - @ instruction: 0xf887e81a │ │ │ │ + @ instruction: 0xf887e852 │ │ │ │ svcmi 0x00d363e9 │ │ │ │ - ldrbtmi r4, [pc], #-1272 @ 116084 <__read_chk@plt+0xb0cb0> │ │ │ │ + ldrbtmi r4, [pc], #-1272 @ 116014 <__read_chk@plt+0xb0c40> │ │ │ │ ldrtmi r2, [r9], -r5, lsl #4 │ │ │ │ @ instruction: 0xf74e2000 │ │ │ │ - stmdbls r7, {r4, r8, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r7, {r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ @ instruction: 0x960072fa │ │ │ │ - blx 19d20d6 <__read_chk@plt+0x196cd02> │ │ │ │ + blx 19d2066 <__read_chk@plt+0x196cc92> │ │ │ │ @ instruction: 0xf001281f │ │ │ │ vqsub.u8 q4, , q4 │ │ │ │ stmdacs r1, {r0, r2, r3, r4, r5, r9, pc} │ │ │ │ subhi pc, fp, #67108864 @ 0x4000000 │ │ │ │ - blle ffb600b0 <__read_chk@plt+0xffafacdc> │ │ │ │ + blle ffb60040 <__read_chk@plt+0xffafac6c> │ │ │ │ @ instruction: 0xf0809a07 │ │ │ │ @ instruction: 0xf0030301 │ │ │ │ ldmdavc r2, {r0, r8, r9} │ │ │ │ svclt 0x00082a00 │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ @ instruction: 0xf00a8786 │ │ │ │ ldrt pc, [sp], pc, lsr #23 @ │ │ │ │ ldrbtmi r4, [r9], #-2495 @ 0xfffff641 │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ - stcl 7, cr15, [r8], #312 @ 0x138 │ │ │ │ + stc 7, cr15, [r0, #-312]! @ 0xfffffec8 │ │ │ │ @ instruction: 0xf00b2100 │ │ │ │ ldrt pc, [r3], r5, ror #30 @ │ │ │ │ ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ andcs r4, r0, #190464 @ 0x2e800 │ │ │ │ andcs pc, r0, r8, asr #17 │ │ │ │ ldmpl r0, {r1, r2, r3, r9, fp, ip, pc}^ │ │ │ │ - blcs 130104 <__read_chk@plt+0xcad30> │ │ │ │ + blcs 130094 <__read_chk@plt+0xcacc0> │ │ │ │ ldrhi pc, [sp], #-64 @ 0xffffffc0 │ │ │ │ tstls lr, r0, lsl #2 │ │ │ │ ldmibmi r5!, {r1, r2, r3, r4, r9, sl, fp, sp, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf74e4479 │ │ │ │ - @ instruction: 0x4631ecd0 │ │ │ │ + ldrtmi lr, [r1], -r8, lsl #26 │ │ │ │ @ instruction: 0xff4cf00b │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ @ instruction: 0x4640ae97 │ │ │ │ - stc2 0, cr15, [sl, #844] @ 0x34c │ │ │ │ + ldc2 0, cr15, [r2, #-844]! @ 0xfffffcb4 │ │ │ │ stmibmi sp!, {r1, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf74e4479 │ │ │ │ - @ instruction: 0x2100ecbe │ │ │ │ + strdcs lr, [r0, -r6] │ │ │ │ @ instruction: 0xff70f00b │ │ │ │ @ instruction: 0xf74e2003 │ │ │ │ - @ instruction: 0xe68eed78 │ │ │ │ + @ instruction: 0xe68eedb0 │ │ │ │ @ instruction: 0xf0166826 │ │ │ │ addsle r0, r0, r0, lsr #12 │ │ │ │ ldrbtmi r4, [r9], #-2469 @ 0xfffff65b │ │ │ │ cmpcs ip, #-100663296 @ 0xfa000000 │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ vqsub.s8 d4, d16, d8 │ │ │ │ teqcs pc, #1073741887 @ 0x4000003f │ │ │ │ @@ -181127,148 +181099,148 @@ │ │ │ │ @ instruction: 0xf005857b │ │ │ │ @ instruction: 0xf8d9fecb │ │ │ │ ldmdbmi r8!, {ip, sp}^ │ │ │ │ andcs r4, r5, #6291456 @ 0x600000 │ │ │ │ @ instruction: 0xf8d32000 │ │ │ │ ldrbtmi r7, [r9], #-168 @ 0xffffff58 │ │ │ │ ldrsbhi pc, [r0], #-131 @ 0xffffff7d @ │ │ │ │ - mcrr 7, 4, pc, sl, cr14 @ │ │ │ │ + stc 7, cr15, [r2], {78} @ 0x4e │ │ │ │ strmi r2, [r1], -r1, lsl #4 │ │ │ │ @ instruction: 0x47c04638 │ │ │ │ ldrtmi fp, [r0], -lr, lsr #2 │ │ │ │ @ instruction: 0xffd8f005 │ │ │ │ @ instruction: 0xf0064630 │ │ │ │ - blmi 1cd55cc <__read_chk@plt+0x1c701f8> │ │ │ │ + blmi 1cd555c <__read_chk@plt+0x1c70188> │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ - blls 2a7b80 <__read_chk@plt+0x2427ac> │ │ │ │ + blls 2a7b10 <__read_chk@plt+0x24273c> │ │ │ │ @ instruction: 0xf7fe2100 │ │ │ │ @ instruction: 0xf7ffffd7 │ │ │ │ - blmi 1bc4e5c <__read_chk@plt+0x1b5fa88> │ │ │ │ + blmi 1bc4dec <__read_chk@plt+0x1b5fa18> │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0x2705e9d0 │ │ │ │ - blx 2f055e <__read_chk@plt+0x28b18a> │ │ │ │ - bl 212a64 <__read_chk@plt+0x1ad690> │ │ │ │ + blx 2f04ee <__read_chk@plt+0x28b11a> │ │ │ │ + bl 2129f4 <__read_chk@plt+0x1ad620> │ │ │ │ strmi r0, [lr], -r7, asr #6 │ │ │ │ stcle 2, cr4, [r7], {147} @ 0x93 │ │ │ │ ldmibvs r2!, {r2, r4, r7, r9, sl, lr} │ │ │ │ - bcs 127358 <__read_chk@plt+0xc1f84> │ │ │ │ + bcs 1272e8 <__read_chk@plt+0xc1f14> │ │ │ │ sadd16mi fp, r6, r8 │ │ │ │ ldclle 5, cr4, [r8, #396]! @ 0x18c │ │ │ │ - blge 7a9ff0 <__read_chk@plt+0x744c1c> │ │ │ │ + blge 7a9f80 <__read_chk@plt+0x744bac> │ │ │ │ @ instruction: 0x4643461a │ │ │ │ andls r4, sp, #2130706432 @ 0x7f000000 │ │ │ │ - blx 1d427c <__read_chk@plt+0x16eea8> │ │ │ │ + blx 1d420c <__read_chk@plt+0x16ee38> │ │ │ │ @ instruction: 0xf04f683a │ │ │ │ - blls 45928c <__read_chk@plt+0x3f3eb8> │ │ │ │ + blls 45921c <__read_chk@plt+0x3f3e48> │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ ldmvs r3, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0xf8cd6992 │ │ │ │ @ instruction: 0xf7fdc000 │ │ │ │ ldmdavs r8!, {r0, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldrtmi r9, [r1], -sp, lsl #20 │ │ │ │ sbcvs r4, r6, r3, asr #12 │ │ │ │ @ instruction: 0xf9eef7fe │ │ │ │ stmdacs r0, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ mcrge 4, 4, pc, cr12, cr15, {1} @ │ │ │ │ - blmi 150f6f0 <__read_chk@plt+0x14aa31c> │ │ │ │ + blmi 150f680 <__read_chk@plt+0x14aa2ac> │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ - blcs 1305cc <__read_chk@plt+0xcb1f8> │ │ │ │ + blcs 13055c <__read_chk@plt+0xcb188> │ │ │ │ bichi pc, r3, r1, asr #6 │ │ │ │ strmi r6, [lr], -r7, lsl #19 │ │ │ │ - blne ff7f0a9c <__read_chk@plt+0xff78b6c8> │ │ │ │ + blne ff7f0a2c <__read_chk@plt+0xff78b658> │ │ │ │ svclt 0x00182a00 │ │ │ │ - blcs 127b34 <__read_chk@plt+0xc2760> │ │ │ │ - blge 7cd6c0 <__read_chk@plt+0x7682ec> │ │ │ │ + blcs 127ac4 <__read_chk@plt+0xc26f0> │ │ │ │ + blge 7cd650 <__read_chk@plt+0x76827c> │ │ │ │ ldrmi r4, [sl], -r5, asr #30 │ │ │ │ andls r4, sp, #70254592 @ 0x4300000 │ │ │ │ @ instruction: 0xf7fe447f │ │ │ │ strb pc, [r9, sp, asr #19] @ │ │ │ │ andcs r2, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xf94af01b │ │ │ │ - blt feb942f8 <__read_chk@plt+0xfeb2ef24> │ │ │ │ + blt feb94288 <__read_chk@plt+0xfeb2eeb4> │ │ │ │ ldrbeq r6, [fp], -r3, lsr #16 │ │ │ │ - blge ffe93900 <__read_chk@plt+0xffe2e52c> │ │ │ │ + blge ffe93890 <__read_chk@plt+0xffe2e4bc> │ │ │ │ andcs r2, r0, r1, lsl #2 │ │ │ │ stc2 0, cr15, [lr, #128] @ 0x80 │ │ │ │ ldrbtmi r4, [fp], #-2875 @ 0xfffff4c5 │ │ │ │ svclt 0x0000e78f │ │ │ │ - eorseq r9, r0, r8, lsl #2 │ │ │ │ + eorseq r9, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - eorseq r9, r0, ip, ror #1 │ │ │ │ + eorseq r9, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ - ldrsbteq sl, [r6], -lr │ │ │ │ + eorseq sl, r6, lr, asr #22 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ andeq r0, r0, r4, lsr #29 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r1, r0, r4, ror #12 │ │ │ │ - eorseq pc, r2, r6, lsr #3 │ │ │ │ - eorseq sl, r6, r8, ror sl │ │ │ │ - eorseq sl, r6, r0, ror sl │ │ │ │ - eorseq sl, r6, r6, asr r9 │ │ │ │ - eorseq sl, r6, r6, lsr #15 │ │ │ │ - andseq r2, r5, r2, lsl #1 │ │ │ │ - eorseq sl, r6, r8, asr r7 │ │ │ │ - @ instruction: 0x001519b6 │ │ │ │ - eorseq sl, r6, r8, lsr #14 │ │ │ │ - andseq r1, r5, r0, lsl #29 │ │ │ │ - eorseq sl, r6, lr, ror #13 │ │ │ │ - andseq r1, r5, r6, lsl #20 │ │ │ │ - eorseq sl, r6, sl, asr #13 │ │ │ │ - andseq r1, r5, lr, lsl sp │ │ │ │ - eorseq sl, r6, r6, lsr #13 │ │ │ │ - andseq r1, r5, lr, lsl #22 │ │ │ │ - eorseq sl, r6, r6, lsr #12 │ │ │ │ - andseq r1, r5, r2, ror #19 │ │ │ │ - mulseq r5, r4, r8 │ │ │ │ - eorseq sl, r6, r4, ror r5 │ │ │ │ - eorseq sl, r6, r6, lsr #10 │ │ │ │ - ldrshteq sl, [r6], -ip │ │ │ │ - andseq r1, r5, r2, lsr #14 │ │ │ │ - @ instruction: 0x001516fa │ │ │ │ - eorseq sl, r6, r8, lsr #9 │ │ │ │ - andseq r1, r5, sl, lsr r7 │ │ │ │ - eorseq sl, r6, r8, ror r4 │ │ │ │ - andseq r1, r5, r4, lsr #27 │ │ │ │ - eorseq sl, r6, r6, lsl #7 │ │ │ │ - eorseq sl, r6, r8, ror #6 │ │ │ │ - eorseq sl, r6, r4, lsr #6 │ │ │ │ - eorseq sl, r6, lr, ror #5 │ │ │ │ - ldrsbteq sl, [r6], -r0 │ │ │ │ - eorseq sl, r6, r2, asr #5 │ │ │ │ - eorseq sl, r6, sl, lsl #5 │ │ │ │ - andseq r1, r5, ip, lsl #10 │ │ │ │ - andseq r1, r5, sl, ror #19 │ │ │ │ - andseq r1, r5, r2, lsl #23 │ │ │ │ + eorseq pc, r2, r6, lsl r2 @ │ │ │ │ + eorseq sl, r6, r8, ror #21 │ │ │ │ + eorseq sl, r6, r0, ror #21 │ │ │ │ + eorseq sl, r6, r6, asr #19 │ │ │ │ + eorseq sl, r6, r6, lsl r8 │ │ │ │ + mulseq r5, r6, pc @ │ │ │ │ + eorseq sl, r6, r8, asr #15 │ │ │ │ + andseq r1, r5, sl, asr #17 │ │ │ │ + mlaseq r6, r8, r7, sl │ │ │ │ + mulseq r5, r4, sp │ │ │ │ + eorseq sl, r6, lr, asr r7 │ │ │ │ + andseq r1, r5, sl, lsl r9 │ │ │ │ + eorseq sl, r6, sl, lsr r7 │ │ │ │ + andseq r1, r5, r2, lsr ip │ │ │ │ + eorseq sl, r6, r6, lsl r7 │ │ │ │ + andseq r1, r5, r2, lsr #20 │ │ │ │ + mlaseq r6, r6, r6, sl │ │ │ │ + @ instruction: 0x001518f6 │ │ │ │ + andseq r1, r5, r8, lsr #15 │ │ │ │ + eorseq sl, r6, r4, ror #11 │ │ │ │ + mlaseq r6, r6, r5, sl │ │ │ │ + eorseq sl, r6, ip, ror #10 │ │ │ │ + andseq r1, r5, r6, lsr r6 │ │ │ │ + andseq r1, r5, lr, lsl #12 │ │ │ │ + eorseq sl, r6, r8, lsl r5 │ │ │ │ + andseq r1, r5, lr, asr #12 │ │ │ │ + eorseq sl, r6, r8, ror #9 │ │ │ │ + @ instruction: 0x00151cb8 │ │ │ │ + ldrshteq sl, [r6], -r6 │ │ │ │ + ldrsbteq sl, [r6], -r8 │ │ │ │ + mlaseq r6, r4, r3, sl │ │ │ │ + eorseq sl, r6, lr, asr r3 │ │ │ │ + eorseq sl, r6, r0, asr #6 │ │ │ │ + eorseq sl, r6, r2, lsr r3 │ │ │ │ + ldrshteq sl, [r6], -sl │ │ │ │ + andseq r1, r5, r0, lsr #8 │ │ │ │ + @ instruction: 0x001518fe │ │ │ │ + mulseq r5, r6, sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andseq r5, r5, r4, lsr #10 │ │ │ │ - andseq r1, r5, r0, ror #8 │ │ │ │ - @ instruction: 0x001518fa │ │ │ │ - andseq r1, r5, r6, lsr #9 │ │ │ │ - eorseq sl, r6, r0, lsl #1 │ │ │ │ - eorseq sl, r6, r8, rrx │ │ │ │ - eorseq sl, r6, r4, lsr r0 │ │ │ │ - ldrshteq r9, [r6], -r4 │ │ │ │ - eorseq r9, r6, r8, asr #31 │ │ │ │ - eorseq r9, r6, r2, lsr #31 │ │ │ │ + andseq r5, r5, r8, lsr r4 │ │ │ │ + andseq r1, r5, r4, ror r3 │ │ │ │ + andseq r1, r5, lr, lsl #16 │ │ │ │ + @ instruction: 0x001513ba │ │ │ │ + ldrshteq sl, [r6], -r0 │ │ │ │ + ldrsbteq sl, [r6], -r8 │ │ │ │ + eorseq sl, r6, r4, lsr #1 │ │ │ │ + eorseq sl, r6, r4, rrx │ │ │ │ + eorseq sl, r6, r8, lsr r0 │ │ │ │ + eorseq sl, r6, r2, lsl r0 │ │ │ │ stclcc 8, cr15, [r4], #-892 @ 0xfffffc84 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmiavs r1, {r0, r1, r6, r8, fp, sp, lr}^ │ │ │ │ @ instruction: 0xb12b460e │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ ldmibvs r6!, {r2, r3, r4, r9, fp, sp, pc}^ │ │ │ │ mvnsle r3, r1, lsl #22 │ │ │ │ @ instruction: 0xf43f2e00 │ │ │ │ @ instruction: 0xf8dfaa16 │ │ │ │ @ instruction: 0xf10d7c48 │ │ │ │ - blge 7d85cc <__read_chk@plt+0x7731f8> │ │ │ │ + blge 7d855c <__read_chk@plt+0x773188> │ │ │ │ movwls r4, #54850 @ 0xd642 │ │ │ │ @ instruction: 0xf7fe447f │ │ │ │ ldrb pc, [fp, #2345]! @ 0x929 @ │ │ │ │ ldccc 8, cr15, [r4], #-892 @ 0xfffffc84 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdbvs r7, {r0, r6, r7, fp, sp, lr}^ │ │ │ │ svccs 0x0000460e │ │ │ │ @@ -181286,68 +181258,68 @@ │ │ │ │ ands sl, fp, #82944 @ 0x14400 │ │ │ │ @ instruction: 0xf0093104 │ │ │ │ @ instruction: 0xf7fff839 │ │ │ │ @ instruction: 0xf009b9f7 │ │ │ │ @ instruction: 0xf7fff835 │ │ │ │ strdcc fp, [r4, -r3] │ │ │ │ @ instruction: 0xf830f009 │ │ │ │ - blt 1f14490 <__read_chk@plt+0x1eaf0bc> │ │ │ │ + blt 1f14420 <__read_chk@plt+0x1eaf04c> │ │ │ │ ldc2 0, cr15, [ip, #-124] @ 0xffffff84 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ vpmin.s8 q13, q0, q9 │ │ │ │ vsubw.s8 , q2, d21 │ │ │ │ addsmi r0, lr, #0, 6 │ │ │ │ bichi pc, r5, r0 │ │ │ │ @ instruction: 0xf920f7ff │ │ │ │ @ instruction: 0xf020b110 │ │ │ │ - bllt 554e14 <__read_chk@plt+0x4efa40> │ │ │ │ + bllt 554da4 <__read_chk@plt+0x4ef9d0> │ │ │ │ ldrdcc pc, [r0], -fp │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ subcs sl, ip, #610304 @ 0x95000 │ │ │ │ andne pc, r0, #192, 4 │ │ │ │ mlasle r3, r6, r2, r4 │ │ │ │ @ instruction: 0x0000f9b5 │ │ │ │ stmdacc r2, {r8, sp} │ │ │ │ @ instruction: 0xf80cf009 │ │ │ │ - blx fffd2504 <__read_chk@plt+0xfff6d130> │ │ │ │ + blx fffd2494 <__read_chk@plt+0xfff6d0c0> │ │ │ │ @ instruction: 0x0000f9b5 │ │ │ │ stmdacc r1, {r8, sp} │ │ │ │ @ instruction: 0xf804f009 │ │ │ │ - blx ffdd2514 <__read_chk@plt+0xffd6d140> │ │ │ │ + blx ffdd24a4 <__read_chk@plt+0xffd6d0d0> │ │ │ │ @ instruction: 0x0000f9b5 │ │ │ │ @ instruction: 0xf0082100 │ │ │ │ @ instruction: 0xf00afffd │ │ │ │ @ instruction: 0xf7fffaeb │ │ │ │ @ instruction: 0xf8dfba77 │ │ │ │ andcs r1, r5, #120, 22 @ 0x1e000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ff554244 <__read_chk@plt+0xff4eee70> │ │ │ │ + bl 3541d4 <__read_chk@plt+0x2eee00> │ │ │ │ @ instruction: 0xf00b2100 │ │ │ │ @ instruction: 0xf7fffd4d │ │ │ │ @ instruction: 0xf8dfba36 │ │ │ │ ldrbmi r3, [r2], -r4, ror #22 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ @ instruction: 0xf8dbfe63 │ │ │ │ - blcs 12252c <__read_chk@plt+0xbd158> │ │ │ │ + blcs 1224bc <__read_chk@plt+0xbd0e8> │ │ │ │ ldmibge r8!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ stmiblt r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strbcs r3, [ip], -r1, lsl #6 │ │ │ │ strne pc, [r0], -r0, asr #5 │ │ │ │ andcc pc, r0, fp, asr #17 │ │ │ │ - blt 1654540 <__read_chk@plt+0x15ef16c> │ │ │ │ + blt 16544d0 <__read_chk@plt+0x15ef0fc> │ │ │ │ @ instruction: 0xffd4f008 │ │ │ │ - blt 814548 <__read_chk@plt+0x7af174> │ │ │ │ + blt 8144d8 <__read_chk@plt+0x7af104> │ │ │ │ @ instruction: 0xf96ef00a │ │ │ │ - blt 1794550 <__read_chk@plt+0x172f17c> │ │ │ │ + blt 17944e0 <__read_chk@plt+0x172f10c> │ │ │ │ submi pc, r0, r0, lsl #2 │ │ │ │ addvc pc, r0, r0, lsr #11 │ │ │ │ @ instruction: 0xf63f2825 │ │ │ │ stmdacs r5!, {r1, r2, r6, r7, r9, fp, sp, pc} │ │ │ │ - bge ff213e64 <__read_chk@plt+0xff1aea90> │ │ │ │ + bge ff213df4 <__read_chk@plt+0xff1aea20> │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ strmi r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ svclt 0x00004718 │ │ │ │ @ instruction: 0xfffffe8d │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffff693 │ │ │ │ @ instruction: 0xfffff713 │ │ │ │ @@ -181384,42 +181356,42 @@ │ │ │ │ @ instruction: 0xfffff57b │ │ │ │ @ instruction: 0xfffff57b │ │ │ │ @ instruction: 0xfffff57b │ │ │ │ @ instruction: 0xfffff2db │ │ │ │ andcs sl, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xf0114631 │ │ │ │ @ instruction: 0xf89dfded │ │ │ │ - blcs 122830 <__read_chk@plt+0xbd45c> │ │ │ │ + blcs 1227c0 <__read_chk@plt+0xbd3ec> │ │ │ │ svcge 0x001ef47f │ │ │ │ - bcc 18549a0 <__read_chk@plt+0x17ef5cc> │ │ │ │ + bcc 1854930 <__read_chk@plt+0x17ef55c> │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r9, [fp], #-2596 @ 0xfffff5dc │ │ │ │ - bcc 1bc6c4 <__read_chk@plt+0x1572f0> │ │ │ │ + bcc 1bc654 <__read_chk@plt+0x157280> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ ldmdavs pc, {r2, r5, r9, ip, pc} @ │ │ │ │ ldmdbvs fp!, {r1, r3, r4, r9, ip, pc}^ │ │ │ │ - blx 1f0d26 <__read_chk@plt+0x18b952> │ │ │ │ - blge 7d3e4c <__read_chk@plt+0x76ea78> │ │ │ │ + blx 1f0cb6 <__read_chk@plt+0x18b8e2> │ │ │ │ + blge 7d3ddc <__read_chk@plt+0x76ea08> │ │ │ │ @ instruction: 0xf132930d │ │ │ │ - ldmdane r3!, {r0, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ + ldmdane r3!, {r0, r2, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ mcrcs 8, 0, r6, cr0, cr14, {5} │ │ │ │ - blcs 1462b4 <__read_chk@plt+0xe0ee0> │ │ │ │ + blcs 146244 <__read_chk@plt+0xe0e70> │ │ │ │ ldmibvs r6!, {r0, r2, r8, sl, fp, ip, lr, pc} │ │ │ │ - blcs 125260 <__read_chk@plt+0xbfe8c> │ │ │ │ + blcs 1251f0 <__read_chk@plt+0xbfe1c> │ │ │ │ mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ mcrcs 1, 0, sp, cr0, cr9, {7} │ │ │ │ ldmge r3!, {r0, r1, r2, r3, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x463868f9 │ │ │ │ - bvc 6549ec <__read_chk@plt+0x5ef618> │ │ │ │ - bls 467f80 <__read_chk@plt+0x402bac> │ │ │ │ + bvc 65497c <__read_chk@plt+0x5ef5a8> │ │ │ │ + bls 467f10 <__read_chk@plt+0x402b3c> │ │ │ │ @ instruction: 0xf7fe447f │ │ │ │ str pc, [r3], -r7, lsl #16 │ │ │ │ rsbsmi pc, pc, r0, lsl #2 │ │ │ │ stmdacs sp, {r2, r3, r6, fp, ip, sp} │ │ │ │ - blge ffc13f84 <__read_chk@plt+0xffbaebb0> │ │ │ │ + blge ffc13f14 <__read_chk@plt+0xffbaeb40> │ │ │ │ @ instruction: 0xf63f280d │ │ │ │ movwge sl, #11240 @ 0x2be8 │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ ldrmi r4, [r8, -r3, lsl #8] │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ @ instruction: 0xfffff7c7 │ │ │ │ @ instruction: 0xfffff7c7 │ │ │ │ @@ -181437,88 +181409,88 @@ │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x463e689f │ │ │ │ svccs 0x000069ff │ │ │ │ @ instruction: 0xf8dfd1fb │ │ │ │ andcs r1, r5, #168, 18 @ 0x2a0000 │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ - ldmib lr, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 6d43b8 <__read_chk@plt+0x66efe4> │ │ │ │ @ instruction: 0xf00b4639 │ │ │ │ movwcs pc, #11355 @ 0x2c5b @ │ │ │ │ - blls 6fb338 <__read_chk@plt+0x695f64> │ │ │ │ + blls 6fb2c8 <__read_chk@plt+0x695ef4> │ │ │ │ ldmdbge sl, {r0, r1, r3, r4, r9, fp, sp, pc} │ │ │ │ @ instruction: 0x460f9213 │ │ │ │ @ instruction: 0x46136818 │ │ │ │ stmiavs r1, {r1, r3, r9, sl, lr}^ │ │ │ │ @ instruction: 0xffbcf7fd │ │ │ │ ldmdals r3, {r0, r1, r2, r4, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs sl, {r1, r2, r4, r8, r9, sl, ip, pc} │ │ │ │ ldmdavs r8!, {r0, fp, sp, lr} │ │ │ │ ldmvs r3, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x97006992 │ │ │ │ stc2l 7, cr15, [r4, #-1012] @ 0xfffffc0c │ │ │ │ - bls 6be388 <__read_chk@plt+0x658fb4> │ │ │ │ - blls 5e7ff4 <__read_chk@plt+0x582c20> │ │ │ │ + bls 6be318 <__read_chk@plt+0x658f44> │ │ │ │ + blls 5e7f84 <__read_chk@plt+0x582bb0> │ │ │ │ sbcvs r6, r6, r8, lsr r8 │ │ │ │ @ instruction: 0xffa8f7fd │ │ │ │ stmdacs r0, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ mvnshi pc, r0 │ │ │ │ - blls 2a7f84 <__read_chk@plt+0x242bb0> │ │ │ │ + blls 2a7f14 <__read_chk@plt+0x242b40> │ │ │ │ tstcs r1, r2, asr r6 │ │ │ │ ldc2l 7, cr15, [r0, #-1016] @ 0xfffffc08 │ │ │ │ - blcs 13d38c <__read_chk@plt+0xd7fb8> │ │ │ │ - blge fe293850 <__read_chk@plt+0xfe22e47c> │ │ │ │ - bllt 1fd4754 <__read_chk@plt+0x1f6f380> │ │ │ │ + blcs 13d31c <__read_chk@plt+0xd7f48> │ │ │ │ + blge fe2937e0 <__read_chk@plt+0xfe22e40c> │ │ │ │ + bllt 1fd46e4 <__read_chk@plt+0x1f6f310> │ │ │ │ ldmdbcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x2000f9b5 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x3006f9b5 │ │ │ │ stmvs r6, {r1, r4, r6, r7, r9, fp, ip} │ │ │ │ - bcc 1de1cc <__read_chk@plt+0x178df8> │ │ │ │ + bcc 1de15c <__read_chk@plt+0x178d88> │ │ │ │ ldcle 15, cr2, [r8, #-0] │ │ │ │ @ instruction: 0x46944617 │ │ │ │ orrlt r6, fp, #2932736 @ 0x2cc000 │ │ │ │ movwcs r6, #2370 @ 0x942 │ │ │ │ ldmibvs r1!, {r1, sp, lr, pc} │ │ │ │ @ instruction: 0x460eb119 │ │ │ │ addsmi r3, sl, #67108864 @ 0x4000000 │ │ │ │ svccc 0x0001daf9 │ │ │ │ ldmibvs r7!, {r1, r4, r5, r6, r7, r9, ip, lr, pc} │ │ │ │ addvs r4, r6, r2, ror #12 │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ ldmne r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf74e4479 │ │ │ │ - ldrtmi lr, [r9], -r2, lsl #19 │ │ │ │ - blx d27de <__read_chk@plt+0x6d40a> │ │ │ │ + @ instruction: 0x4639e9ba │ │ │ │ + blx d276e <__read_chk@plt+0x6d39a> │ │ │ │ str r9, [r2, pc, lsl #14]! │ │ │ │ stmiacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ @ instruction: 0xf7fffd13 │ │ │ │ stmdbls sp, {r1, r3, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ tstpcs r1, #64, 4 @ p-variant is OBSOLETE │ │ │ │ eorcs pc, r1, #64, 4 │ │ │ │ svclt 0x00184299 │ │ │ │ andls r4, sp, #27262976 @ 0x1a00000 │ │ │ │ - bllt 11147dc <__read_chk@plt+0x10af408> │ │ │ │ - ble 1223e4 <__read_chk@plt+0xbd010> │ │ │ │ + bllt 111476c <__read_chk@plt+0x10af398> │ │ │ │ + ble 122374 <__read_chk@plt+0xbcfa0> │ │ │ │ @ instruction: 0xf8df6086 │ │ │ │ andcs r1, r5, #180, 16 @ 0xb40000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - ldmdb ip, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmib r4, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf00b2100 │ │ │ │ @ instruction: 0x1c7bfbd9 │ │ │ │ cdpcs 3, 0, cr9, cr0, cr15, {0} │ │ │ │ svcge 0x007bf47f │ │ │ │ @ instruction: 0xf8dfe7a2 │ │ │ │ @ instruction: 0x46523898 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ - blls 2b0874 <__read_chk@plt+0x24b4a0> │ │ │ │ + blls 2b0804 <__read_chk@plt+0x24b430> │ │ │ │ stc2l 7, cr15, [sl], #1016 @ 0x3f8 │ │ │ │ ldmlt r6, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmcc r4, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbmi r2, [r2], -r0, lsl #2 │ │ │ │ andne pc, r0, fp, asr #17 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ @@ -181531,200 +181503,200 @@ │ │ │ │ @ instruction: 0xf7ffa8ac │ │ │ │ movtcs fp, #51201 @ 0xc801 │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ @ instruction: 0xf8dfaa51 │ │ │ │ ldrbmi r3, [r2], -ip, asr #16 │ │ │ │ ldrbtmi r2, [fp], #-256 @ 0xffffff00 │ │ │ │ - blls 2b08c8 <__read_chk@plt+0x24b4f4> │ │ │ │ + blls 2b0858 <__read_chk@plt+0x24b484> │ │ │ │ stc2l 7, cr15, [r0], {254} @ 0xfe │ │ │ │ - blt 12d486c <__read_chk@plt+0x126f498> │ │ │ │ + blt 12d47fc <__read_chk@plt+0x126f428> │ │ │ │ @ instruction: 0xf47f2802 │ │ │ │ @ instruction: 0xf8dfaa43 │ │ │ │ ldrbtmi r1, [r9], #-2100 @ 0xfffff7cc │ │ │ │ andcs lr, r5, #704643072 @ 0x2a000000 │ │ │ │ andcs r4, r0, r1, asr #12 │ │ │ │ - ldmdb r2, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdb sl, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf00b2100 │ │ │ │ andcs pc, r3, r5, asr #23 │ │ │ │ - stmib ip, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - blt dd4894 <__read_chk@plt+0xd6f4c0> │ │ │ │ + b 25455c <__read_chk@plt+0x1ef188> │ │ │ │ + blt dd4824 <__read_chk@plt+0xd6f450> │ │ │ │ @ instruction: 0xf57f0598 │ │ │ │ @ instruction: 0xf8dfa928 │ │ │ │ ldrbtmi r3, [fp], #-2064 @ 0xfffff7f0 │ │ │ │ ldmvs fp!, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ - bcs 270a14 <__read_chk@plt+0x20b640> │ │ │ │ + bcs 2709a4 <__read_chk@plt+0x20b5d0> │ │ │ │ strhi pc, [sp, #-0]! │ │ │ │ @ instruction: 0x3724681b │ │ │ │ andcs r9, r1, #7, 28 @ 0x70 │ │ │ │ @ instruction: 0xf8df9305 │ │ │ │ @ instruction: 0x463037f8 │ │ │ │ ldrbtmi r9, [fp], #-1794 @ 0xfffff8fe │ │ │ │ vst2.8 {d25-d28}, [pc], r0 │ │ │ │ movwls r7, #17402 @ 0x43fa │ │ │ │ @ instruction: 0x232f9301 │ │ │ │ vcgt.s8 d25, d0, d3 │ │ │ │ ldrmi r3, [r9], -sl, ror #7 │ │ │ │ - b 54614 │ │ │ │ + bl e545a4 <__read_chk@plt+0xdef1d0> │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x00b3f43e │ │ │ │ @ instruction: 0x07ccf8df │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ - strmi lr, [r6], -r4, asr #25 │ │ │ │ + @ instruction: 0x4606ecfc │ │ │ │ @ instruction: 0xf74e9807 │ │ │ │ - strmi lr, [r7], -r2, ror #21 │ │ │ │ + @ instruction: 0x4607eb1a │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0xf10d876f │ │ │ │ @ instruction: 0x4630087c │ │ │ │ @ instruction: 0xf74e3704 │ │ │ │ - ldrtmi lr, [r8], #-2776 @ 0xfffff528 │ │ │ │ - blx 3d2c62 <__read_chk@plt+0x36d88e> │ │ │ │ + ldrtmi lr, [r8], #-2832 @ 0xfffff4f0 │ │ │ │ + blx fedd2bf0 <__read_chk@plt+0xfed6d81c> │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf04f9b07 │ │ │ │ movwls r3, #4863 @ 0x12ff │ │ │ │ @ instruction: 0xf8df2101 │ │ │ │ @ instruction: 0x96003798 │ │ │ │ @ instruction: 0x6794f8df │ │ │ │ @ instruction: 0xf74e447b │ │ │ │ - ldrbtmi lr, [lr], #-3126 @ 0xfffff3ca │ │ │ │ + ldrbtmi lr, [lr], #-3182 @ 0xfffff392 │ │ │ │ @ instruction: 0xf0cae0c4 │ │ │ │ strmi pc, [r1], -sp, asr #18 │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ @ instruction: 0xf8dfabdb │ │ │ │ - blls 47473c <__read_chk@plt+0x40f368> │ │ │ │ + blls 4746cc <__read_chk@plt+0x40f2f8> │ │ │ │ andls r4, pc, pc, ror r4 @ │ │ │ │ eoreq pc, r0, #3 │ │ │ │ movwls r6, #55355 @ 0xd83b │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ stmdbls pc, {r0, r1, r3, r4, r9, fp, ip, sp, lr, pc} @ │ │ │ │ stmdacs r0, {r0, r1, r4, ip, pc} │ │ │ │ - blge ff413a64 <__read_chk@plt+0xff3ae690> │ │ │ │ - bge 7fd5a0 <__read_chk@plt+0x7981cc> │ │ │ │ - bge 7a81c8 <__read_chk@plt+0x742df4> │ │ │ │ + blge ff4139f4 <__read_chk@plt+0xff3ae620> │ │ │ │ + bge 7fd530 <__read_chk@plt+0x79815c> │ │ │ │ + bge 7a8158 <__read_chk@plt+0x742d84> │ │ │ │ andls r4, sp, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0x463368d9 │ │ │ │ mcr2 7, 4, pc, cr6, cr13, {7} @ │ │ │ │ stmdals sp, {r1, r3, r4, r5, fp, sp, lr} │ │ │ │ ldmvs r3, {r0, r4, r5, fp, sp, lr}^ │ │ │ │ ldmibvs r2, {fp, sp, lr} │ │ │ │ strcs r9, [r0], -pc, lsl #12 │ │ │ │ @ instruction: 0xf7fd9600 │ │ │ │ ldmdavs r8!, {r0, r1, r2, r3, sl, fp, ip, sp, lr, pc} │ │ │ │ - bls 47d5e4 <__read_chk@plt+0x418210> │ │ │ │ + bls 47d574 <__read_chk@plt+0x4181a0> │ │ │ │ sbcvs r4, r3, r9, lsl r6 │ │ │ │ @ instruction: 0xf7fd9b0f │ │ │ │ ldmdavs sl!, {r0, r1, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ - blls 477708 <__read_chk@plt+0x412334> │ │ │ │ + blls 477698 <__read_chk@plt+0x4122c4> │ │ │ │ ldmdavs lr, {r0, r8, sp} │ │ │ │ ldrtmi r9, [r0], -pc, lsl #22 │ │ │ │ ldmvs r3, {r0, r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0x91006992 │ │ │ │ @ instruction: 0xf7fd4639 │ │ │ │ - blls 2d59a0 <__read_chk@plt+0x2705cc> │ │ │ │ + blls 2d5930 <__read_chk@plt+0x27055c> │ │ │ │ andvs pc, r0, sl, asr #17 │ │ │ │ @ instruction: 0xf009601f │ │ │ │ @ instruction: 0xf7ffff2f │ │ │ │ @ instruction: 0xf8dfbba1 │ │ │ │ - blge 7f85a8 <__read_chk@plt+0x7931d4> │ │ │ │ + blge 7f8538 <__read_chk@plt+0x793164> │ │ │ │ movwls sl, #55834 @ 0xda1a │ │ │ │ andls r4, pc, #248, 8 @ 0xf8000000 │ │ │ │ mrc2 7, 2, pc, cr2, cr13, {7} │ │ │ │ - blls 47d224 <__read_chk@plt+0x417e50> │ │ │ │ + blls 47d1b4 <__read_chk@plt+0x417de0> │ │ │ │ @ instruction: 0xf8d86810 │ │ │ │ ldmdavs r9, {sp} │ │ │ │ ldmibvs r2, {r0, r1, r4, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf7fd9700 │ │ │ │ @ instruction: 0xf8d8fbdb │ │ │ │ - bls 4d6a00 <__read_chk@plt+0x47162c> │ │ │ │ - blls 4682c8 <__read_chk@plt+0x402ef4> │ │ │ │ + bls 4d6990 <__read_chk@plt+0x4715bc> │ │ │ │ + blls 468258 <__read_chk@plt+0x402e84> │ │ │ │ @ instruction: 0xf7fd60c6 │ │ │ │ @ instruction: 0xf8d8fe3f │ │ │ │ stmdacs r0, {sp} │ │ │ │ stmdbge r0!, {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc}^ │ │ │ │ ldmdavs lr, {r0, r1, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldmdavs pc, {r0, r2, r3, r8, r9, fp, ip, pc} @ │ │ │ │ ldmdblt sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrdvs pc, [ip], -r8 │ │ │ │ - bcs 270bf0 <__read_chk@plt+0x20b81c> │ │ │ │ + bcs 270b80 <__read_chk@plt+0x20b7ac> │ │ │ │ strhi pc, [r0, #0]! │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ - blx ff754a28 <__read_chk@plt+0xff6ef654> │ │ │ │ + blx ff7549b8 <__read_chk@plt+0xff6ef5e4> │ │ │ │ stmdacs r0, {r0, r6, r9, sl, lr} │ │ │ │ movwhi pc, #41024 @ 0xa040 @ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ @ instruction: 0xf8dffb17 │ │ │ │ svcge 0x001b6688 │ │ │ │ stmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r4, [lr], #-1595 @ 0xfffff9c5 │ │ │ │ ldmdavs r0!, {r1, r6, r9, sl, lr} │ │ │ │ @ instruction: 0xf7fd68c1 │ │ │ │ ldmdavs r2!, {r0, r1, r2, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x011ae9dd │ │ │ │ ldmvs r3, {r0, r9, sl, sp}^ │ │ │ │ @ instruction: 0x96006992 │ │ │ │ - blx fe9d4a62 <__read_chk@plt+0xfe96f68e> │ │ │ │ + blx fe9d49f2 <__read_chk@plt+0xfe96f61e> │ │ │ │ mcrlt 7, 7, pc, cr15, cr14, {7} @ │ │ │ │ @ instruction: 0x065cf8df │ │ │ │ @ instruction: 0xf74e4478 │ │ │ │ - @ instruction: 0xf8ddec00 │ │ │ │ + @ instruction: 0xf8ddec38 │ │ │ │ @ instruction: 0x4606801c │ │ │ │ @ instruction: 0xf74e4640 │ │ │ │ - @ instruction: 0x4607ea1c │ │ │ │ + @ instruction: 0x4607ea54 │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ @ instruction: 0x463085b1 │ │ │ │ @ instruction: 0xf74e3704 │ │ │ │ - ldrtmi lr, [r8], #-2580 @ 0xfffff5ec │ │ │ │ - blx 12d2de8 <__read_chk@plt+0x126da14> │ │ │ │ + ldrtmi lr, [r8], #-2636 @ 0xfffff5b4 │ │ │ │ + @ instruction: 0xf9eef0d3 │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0x362cf8df │ │ │ │ @ instruction: 0xf04f9600 │ │ │ │ ldrbtmi r3, [fp], #-767 @ 0xfffffd01 │ │ │ │ @ instruction: 0xf8c82101 │ │ │ │ @ instruction: 0xf74e0000 │ │ │ │ - @ instruction: 0xf8dfeb72 │ │ │ │ + @ instruction: 0xf8dfebaa │ │ │ │ ldrbtmi r6, [lr], #-1564 @ 0xfffff9e4 │ │ │ │ @ instruction: 0xf8d86831 │ │ │ │ @ instruction: 0x31240000 │ │ │ │ stc2 7, cr15, [r8], #1016 @ 0x3f8 │ │ │ │ ldmdavs r0!, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ - blx fe3d4ad2 <__read_chk@plt+0xfe36f6fe> │ │ │ │ + blx fe3d4a62 <__read_chk@plt+0xfe36f68e> │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ @ instruction: 0xf43e2b00 │ │ │ │ @ instruction: 0x4640aeb6 │ │ │ │ - @ instruction: 0xf8a8f0d3 │ │ │ │ + @ instruction: 0xf850f0d3 │ │ │ │ mrclt 7, 5, APSR_nzcv, cr1, cr14, {7} │ │ │ │ addmi r6, pc, #12648448 @ 0xc10000 │ │ │ │ mcrge 4, 5, pc, cr13, cr14, {1} @ │ │ │ │ strbvs pc, [r4, #2271]! @ 0x8df @ │ │ │ │ stmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ smladcs r0, sl, fp, sl │ │ │ │ @ instruction: 0x461a447e │ │ │ │ andls r4, sp, #70254592 @ 0x4300000 │ │ │ │ ldc2 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ ldmdavs r2!, {r0, r2, r3, r8, r9, fp, ip, pc} │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ ldmvs r3, {r3, r4, fp, sp, lr}^ │ │ │ │ @ instruction: 0x97006992 │ │ │ │ - blx 1354b16 <__read_chk@plt+0x12ef742> │ │ │ │ + blx 1354aa6 <__read_chk@plt+0x12ef6d2> │ │ │ │ ldmib r0, {r4, r5, fp, sp, lr}^ │ │ │ │ adcsmi r6, r3, #134217728 @ 0x8000000 │ │ │ │ sbcvs fp, r6, r8, lsl pc │ │ │ │ - bge 1213d2c <__read_chk@plt+0x11ae958> │ │ │ │ + bge 1213cbc <__read_chk@plt+0x11ae8e8> │ │ │ │ mcrlt 7, 4, pc, cr13, cr14, {7} @ │ │ │ │ andcs r9, r1, r6, lsl fp │ │ │ │ - blls 5f0bb4 <__read_chk@plt+0x58b7e0> │ │ │ │ + blls 5f0b44 <__read_chk@plt+0x58b770> │ │ │ │ ldmvs r3, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ mulls r0, r2, r9 │ │ │ │ tstls r3, r0, lsr r6 │ │ │ │ - blx dd4b42 <__read_chk@plt+0xd6f76e> │ │ │ │ + blx dd4ad2 <__read_chk@plt+0xd6f6fe> │ │ │ │ ldmdbls r3, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ andvs pc, r0, sl, asr #17 │ │ │ │ ldrb r6, [r9, #25]! │ │ │ │ ldreq r6, [fp, #2083] @ 0x823 │ │ │ │ svcge 0x00c7f57e │ │ │ │ andcs r6, r1, #12779520 @ 0xc30000 │ │ │ │ cmnpvc r4, sp, lsl #17 @ p-variant is OBSOLETE │ │ │ │ @@ -181734,122 +181706,122 @@ │ │ │ │ ldrbtmi r9, [fp], #-2 │ │ │ │ movwls r9, #2055 @ 0x807 │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ movwls r9, #4868 @ 0x1304 │ │ │ │ movwls r2, #13103 @ 0x332f │ │ │ │ mvncc pc, #64, 4 │ │ │ │ @ instruction: 0xf74e4619 │ │ │ │ - @ instruction: 0xf8dfe9a2 │ │ │ │ + @ instruction: 0xf8dfe9da │ │ │ │ ldrbtmi r3, [fp], #-1360 @ 0xfffffab0 │ │ │ │ stmiaeq r0, {r0, r1, r8, ip, sp, lr, pc}^ │ │ │ │ strbcc pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ movwls r4, #54395 @ 0xd47b │ │ │ │ andcs r9, r5, #212992 @ 0x34000 │ │ │ │ @ instruction: 0xf74d2000 │ │ │ │ - movwcs lr, #3968 @ 0xf80 │ │ │ │ + movwcs lr, #4024 @ 0xfb8 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cd4631 │ │ │ │ @ instruction: 0xf00d8000 │ │ │ │ ldmdacs pc, {r0, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ strhi pc, [r7, #-0] │ │ │ │ rschi pc, r9, #0, 6 │ │ │ │ vsub.i8 d2, d0, d1 │ │ │ │ stmdacs r0, {r8, r9, pc} │ │ │ │ ldmdavc r7!, {r3, r5, r6, r7, r8, r9, fp, ip, lr, pc} │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ @ instruction: 0xf8df8547 │ │ │ │ ldrbtmi r1, [r9], #-1296 @ 0xfffffaf0 │ │ │ │ - blt 1f54be0 <__read_chk@plt+0x1eef80c> │ │ │ │ + blt 1f54b70 <__read_chk@plt+0x1eef79c> │ │ │ │ andsvc r9, lr, r7, lsl #22 │ │ │ │ tstlt fp, r0, lsl fp │ │ │ │ - blcs 134c5c <__read_chk@plt+0xcf888> │ │ │ │ + blcs 134bec <__read_chk@plt+0xcf818> │ │ │ │ sbchi pc, r9, #64 @ 0x40 │ │ │ │ ldrbtcc pc, [r8], #2271 @ 0x8df @ │ │ │ │ ldmdaeq r8, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ stmdane r0, {r6, r7, r9, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [fp], #-1793 @ 0xfffff8ff │ │ │ │ @ instruction: 0xf8df930d │ │ │ │ cdpge 4, 2, cr3, cr6, cr12, {7} │ │ │ │ tstls r3, #2063597568 @ 0x7b000000 │ │ │ │ movwls sl, #64297 @ 0xfb29 │ │ │ │ rsbcs r9, ip, #983040 @ 0xf0000 │ │ │ │ @ instruction: 0xf74d2100 │ │ │ │ - blls 491c58 <__read_chk@plt+0x42c884> │ │ │ │ - bllt 16eecf0 <__read_chk@plt+0x168991c> │ │ │ │ + blls 491cc8 <__read_chk@plt+0x42c8f4> │ │ │ │ + bllt 16eec80 <__read_chk@plt+0x16898ac> │ │ │ │ ldrbne pc, [r0], #2271 @ 0x8df @ │ │ │ │ @ instruction: 0xf8df2205 │ │ │ │ @ instruction: 0x463834d0 │ │ │ │ @ instruction: 0xf8c64479 │ │ │ │ ldrbtmi r8, [fp], #-8 │ │ │ │ @ instruction: 0xf74d6073 │ │ │ │ - stmdbls r7, {r3, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ + stmdbls r7, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ vst2.8 {d18-d21}, [pc], r1 │ │ │ │ @ instruction: 0x960072fa │ │ │ │ stc2 0, cr15, [sl, #52] @ 0x34 │ │ │ │ eorsle r2, r7, pc, lsl r8 │ │ │ │ stmdacs r1, {r1, r2, r3, r4, sl, fp, ip, lr, pc} │ │ │ │ stmdacs r0, {r1, r2, r5, sl, fp, ip, lr, pc} │ │ │ │ - blls 30dbcc <__read_chk@plt+0x2a87f8> │ │ │ │ + blls 30db5c <__read_chk@plt+0x2a8788> │ │ │ │ stmdacs r0, {r3, r4, fp, ip, sp, lr} │ │ │ │ sbchi pc, r6, #64 @ 0x40 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ @ instruction: 0xf8df84f7 │ │ │ │ andcs r1, r5, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0xf7ffef1c │ │ │ │ + @ instruction: 0xf7ffef54 │ │ │ │ @ instruction: 0xf8dfba31 │ │ │ │ andcs r1, r5, #136, 8 @ 0x88000000 │ │ │ │ andcs r9, r0, r3, lsl fp │ │ │ │ stmib r6, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ @ instruction: 0xf74d3801 │ │ │ │ - bfi lr, r0, (invalid: 30:22) │ │ │ │ + ldrb lr, [r6, r8, asr #30] │ │ │ │ vqdmlal.s q9, d0, d0[3] │ │ │ │ addsmi r1, r8, #0, 6 │ │ │ │ strbmi sp, [r0, #-32] @ 0xffffffe0 │ │ │ │ @ instruction: 0xf087bf08 │ │ │ │ ldr r0, [r7, r1, lsl #14]! │ │ │ │ @ instruction: 0xd1b52802 │ │ │ │ @ instruction: 0xf0002f01 │ │ │ │ @ instruction: 0xf8df8298 │ │ │ │ andcs r1, r5, #88, 8 @ 0x58000000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 15, cr15, cr8, cr13, {2} │ │ │ │ - blt 4d4cbc <__read_chk@plt+0x46f8e8> │ │ │ │ + svc 0x0030f74d │ │ │ │ + blt 4d4c4c <__read_chk@plt+0x46f878> │ │ │ │ strbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ andcs r2, r0, r5, lsl #4 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - strdcs lr, [r0, -r0] │ │ │ │ + tstcs r0, r8, lsr #30 │ │ │ │ @ instruction: 0xf9a2f00b │ │ │ │ @ instruction: 0xf74d2003 │ │ │ │ - ldr lr, [fp, sl, lsr #31] │ │ │ │ + ldr lr, [fp, r2, ror #31] │ │ │ │ ldrtcc pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ @ instruction: 0xe791fa7f │ │ │ │ @ instruction: 0xf4136823 │ │ │ │ @ instruction: 0xf0007300 │ │ │ │ @ instruction: 0xf8df819b │ │ │ │ andcs r1, r5, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0x4601eed4 │ │ │ │ + strmi lr, [r1], -ip, lsl #30 │ │ │ │ streq pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ ldrbtmi r2, [r8], #-513 @ 0xfffffdff │ │ │ │ addsvc pc, ip, r0, lsl #10 │ │ │ │ @ instruction: 0xf9caf011 │ │ │ │ - blt fe394d18 <__read_chk@plt+0xfe32f944> │ │ │ │ + blt fe394ca8 <__read_chk@plt+0xfe32f8d4> │ │ │ │ @ instruction: 0xf43e2e00 │ │ │ │ @ instruction: 0xf7ffad96 │ │ │ │ - blls 305314 <__read_chk@plt+0x29ff40> │ │ │ │ + blls 3052a4 <__read_chk@plt+0x29fed0> │ │ │ │ stmdaeq ip, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ stmdane r0, {r6, r7, r9, ip, sp, lr, pc} │ │ │ │ - ldrbtmi r4, [pc], #-4090 @ 116d34 <__read_chk@plt+0xb1960> │ │ │ │ + ldrbtmi r4, [pc], #-4090 @ 116cc4 <__read_chk@plt+0xb18f0> │ │ │ │ andcs r7, r5, #30 │ │ │ │ andcs r4, r0, r9, lsr r6 │ │ │ │ - cdp 7, 11, cr15, cr6, cr13, {2} │ │ │ │ + cdp 7, 14, cr15, cr14, cr13, {2} │ │ │ │ movwcs r9, #6407 @ 0x1907 │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf00d9600 │ │ │ │ ldmdacs pc, {r0, r3, r8, sl, fp, ip, sp, lr, pc} @ │ │ │ │ stmdacs r0, {r1, r4, r5, r6, sl, fp, ip, lr, pc} │ │ │ │ ldmdacs pc, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, lr, pc} @ │ │ │ │ movwge sp, #10477 @ 0x28ed │ │ │ │ @@ -181885,35 +181857,35 @@ │ │ │ │ @ instruction: 0xffffffd3 │ │ │ │ @ instruction: 0xffffffd3 │ │ │ │ @ instruction: 0xffffffd3 │ │ │ │ @ instruction: 0xffffffd3 │ │ │ │ andeq r0, r0, r1, lsl #1 │ │ │ │ andcs r4, r5, #3375104 @ 0x338000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - cdp 7, 5, cr15, cr14, cr13, {2} │ │ │ │ + cdp 7, 9, cr15, cr6, cr13, {2} │ │ │ │ @ instruction: 0xf00b2100 │ │ │ │ andcs pc, r3, r1, lsl r9 @ │ │ │ │ - svc 0x0018f74d │ │ │ │ + svc 0x0050f74d │ │ │ │ stmibmi r9, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ - blls 3053a4 <__read_chk@plt+0x29ffd0> │ │ │ │ + blls 305334 <__read_chk@plt+0x29ff60> │ │ │ │ mcrcs 8, 0, r7, cr0, cr14, {0} │ │ │ │ sbchi pc, r5, r0 │ │ │ │ stmdbls r7, {r0, r2, r6, r7, r8, r9, fp, lr} │ │ │ │ ldmdavs pc, {r0, r1, r3, r4, r5, r6, sl, lr} @ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ - ldm sl!, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r2!, {r1, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmiblt r8!, {r1, r2, r9, sl, lr} │ │ │ │ andcs r4, r5, #3162112 @ 0x304000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - ldrtmi lr, [r1], -r0, asr #28 │ │ │ │ + @ instruction: 0x4631ee78 │ │ │ │ @ instruction: 0xf8f2f00b │ │ │ │ stmdalt sl, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf47f4540 │ │ │ │ - blmi ff042c30 <__read_chk@plt+0xfefdd85c> │ │ │ │ + blmi ff042bc0 <__read_chk@plt+0xfefdd7ec> │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ ldrb pc, [r2, -pc, asr #19]! @ │ │ │ │ @ instruction: 0xf1079907 │ │ │ │ vhadd.s8 d16, d0, d20 │ │ │ │ @ instruction: 0xf01e32ea │ │ │ │ @@ -181939,48 +181911,48 @@ │ │ │ │ ldmdavs r2, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ andcs r9, r1, #1342177280 @ 0x50000000 │ │ │ │ ldrtmi r9, [r0], -r2 │ │ │ │ vcgt.s8 d25, d0, d0 │ │ │ │ smlattls r4, r9, r3, r3 │ │ │ │ ldrmi r9, [r9], -r1, lsl #2 │ │ │ │ @ instruction: 0xf74e9703 │ │ │ │ - stmdbls r7, {r3, fp, sp, lr, pc} │ │ │ │ + stmdbls r7, {r6, fp, sp, lr, pc} │ │ │ │ @ instruction: 0xf01e4630 │ │ │ │ stmdacs r0, {r0, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ svcge 0x00bcf6fe │ │ │ │ andcs r4, r5, #2523136 @ 0x268000 │ │ │ │ @ instruction: 0xf10d9b07 │ │ │ │ ldrbtmi r0, [r9], #-2168 @ 0xfffff788 │ │ │ │ tstls lr, #0 │ │ │ │ - stcl 7, cr15, [r2, #308]! @ 0x134 │ │ │ │ + cdp 7, 1, cr15, cr10, cr13, {2} │ │ │ │ @ instruction: 0xf00b4641 │ │ │ │ @ instruction: 0x4639f85f │ │ │ │ @ instruction: 0xf74e9807 │ │ │ │ - strmi lr, [r7], -r0, ror #18 │ │ │ │ + @ instruction: 0x4607e998 │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ stmdbls r7, {r4, r6, r7, r8, sl, pc} │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ @ instruction: 0xf0004288 │ │ │ │ @ instruction: 0xf8df8514 │ │ │ │ @ instruction: 0x46308238 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf74e44f8 │ │ │ │ - movwcs lr, #2250 @ 0x8ca │ │ │ │ + movwcs lr, #2306 @ 0x902 │ │ │ │ mvncc pc, #8781824 @ 0x860000 │ │ │ │ @ instruction: 0xf8d84630 │ │ │ │ movwls r3, #53248 @ 0xd000 │ │ │ │ streq pc, [r4, -r3, lsl #2]! │ │ │ │ @ instruction: 0xf74e4639 │ │ │ │ - blls 4910fc <__read_chk@plt+0x42bd28> │ │ │ │ + blls 49116c <__read_chk@plt+0x42bd98> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ svcge 0x0088f47e │ │ │ │ vtst.8 q11, q8, │ │ │ │ stmdals r7, {r1, r3, r5, r6, r7, r9, ip, sp} │ │ │ │ @ instruction: 0xf74e6819 │ │ │ │ - blls 311214 <__read_chk@plt+0x2abe40> │ │ │ │ + blls 311284 <__read_chk@plt+0x2abeb0> │ │ │ │ @ instruction: 0xf8dd4638 │ │ │ │ @ instruction: 0xf8831980 │ │ │ │ @ instruction: 0xf7fd63e9 │ │ │ │ strmi pc, [r7], -sp, asr #24 │ │ │ │ @ instruction: 0xf43e2800 │ │ │ │ @ instruction: 0x4640af75 │ │ │ │ ldc2 7, cr15, [r2], {253} @ 0xfd │ │ │ │ @@ -181988,173 +181960,173 @@ │ │ │ │ @ instruction: 0xf8c84638 │ │ │ │ @ instruction: 0xf7fd7000 │ │ │ │ strmi pc, [r1], -pc, lsl #30 │ │ │ │ rscsvs fp, r8, r8, lsr r1 │ │ │ │ @ instruction: 0x4638ab1b │ │ │ │ @ instruction: 0xf7fdaa1a │ │ │ │ @ instruction: 0xf8d8fb81 │ │ │ │ - blls 2b2f8c <__read_chk@plt+0x24dbb8> │ │ │ │ + blls 2b2f1c <__read_chk@plt+0x24db48> │ │ │ │ @ instruction: 0x46524638 │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ @ instruction: 0xf7fef92b │ │ │ │ stmdbmi fp!, {r0, r3, r4, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74d2000 │ │ │ │ - ldrtmi lr, [r1], -r4, lsl #27 │ │ │ │ + @ instruction: 0x4631edbc │ │ │ │ @ instruction: 0xf800f00b │ │ │ │ svclt 0x004ef7fe │ │ │ │ andcs r4, r5, #1671168 @ 0x198000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0x4631ed7a │ │ │ │ + @ instruction: 0x4631edb2 │ │ │ │ @ instruction: 0xfff6f00a │ │ │ │ svclt 0x0044f7fe │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ andvs r4, r3, #85983232 @ 0x5200000 │ │ │ │ @ instruction: 0xf7fe9b06 │ │ │ │ @ instruction: 0xf7fef90d │ │ │ │ - blmi 18c60c8 <__read_chk@plt+0x1860cf4> │ │ │ │ + blmi 18c6058 <__read_chk@plt+0x1860c84> │ │ │ │ rsccc pc, sl, #64, 4 │ │ │ │ ldrbtmi r9, [fp], #-2311 @ 0xfffff6f9 │ │ │ │ eorcc r6, r4, r8, lsl r8 │ │ │ │ - blx 12d3062 <__read_chk@plt+0x126dc8e> │ │ │ │ + blx 12d2ff2 <__read_chk@plt+0x126dc1e> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ ldrthi pc, [pc], -r0 @ │ │ │ │ tsteq fp, #2293760 @ 0x230000 │ │ │ │ strthi pc, [r6], -r0, lsl #2 │ │ │ │ andcs r4, r0, #1409024 @ 0x158000 │ │ │ │ ldrbtmi r9, [r9], #-2055 @ 0xfffff7f9 │ │ │ │ mrc2 0, 7, pc, cr14, cr13, {0} │ │ │ │ stmdacs r1, {r0, r1, r2, r9, sl, lr} │ │ │ │ strbhi pc, [fp, #-576]! @ 0xfffffdc0 @ │ │ │ │ @ instruction: 0xf01e9907 │ │ │ │ @ instruction: 0xf7fef913 │ │ │ │ ldmdbmi r0, {r0, r1, r3, r4, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ - blls 302894 <__read_chk@plt+0x29d4c0> │ │ │ │ + blls 302824 <__read_chk@plt+0x29d450> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf74d931e │ │ │ │ - ldrtmi lr, [r1], -r4, asr #26 │ │ │ │ + @ instruction: 0x4631ed7c │ │ │ │ @ instruction: 0xfff6f00a │ │ │ │ svclt 0x000ef7fe │ │ │ │ ldrmi r4, [r8], -sl, asr #18 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldc 7, cr15, [r8, #-308]! @ 0xfffffecc │ │ │ │ + ldcl 7, cr15, [r0, #-308]! @ 0xfffffecc │ │ │ │ stmdami r8, {r0, r9, sl, lr}^ │ │ │ │ ldrbtmi r2, [r8], #-513 @ 0xfffffdff │ │ │ │ rscsvc pc, r2, r0, lsl #10 │ │ │ │ @ instruction: 0xf830f011 │ │ │ │ stmialt pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ ldrbt pc, [r4], #2163 @ 0x873 @ │ │ │ │ - blls 2a889c <__read_chk@plt+0x2434c8> │ │ │ │ + blls 2a882c <__read_chk@plt+0x243458> │ │ │ │ tstcs r1, r2, asr r6 │ │ │ │ @ instruction: 0xf8c4f7fe │ │ │ │ svclt 0x0000e4b1 │ │ │ │ - eorseq r9, r6, ip, lsr #29 │ │ │ │ - eorseq r9, r6, r0, lsl #29 │ │ │ │ - eorseq r9, r6, r4, ror lr │ │ │ │ - eorseq r9, r6, r0, asr lr │ │ │ │ - @ instruction: 0x00150fbe │ │ │ │ - mlaseq r6, r4, sp, r9 │ │ │ │ - eorseq r9, r6, r6, lsl #25 │ │ │ │ - eorseq r9, r6, ip, lsr ip │ │ │ │ - ldrsbteq r9, [r6], -ip │ │ │ │ - andseq r1, r5, sl, lsr #10 │ │ │ │ - eorseq r9, r6, r0, asr fp │ │ │ │ - mulseq r5, r0, r4 │ │ │ │ - ldrshteq r9, [r6], -r4 │ │ │ │ - andseq r1, r5, r6, asr #8 │ │ │ │ - eorseq r9, r6, r2, lsr #21 │ │ │ │ - eorseq r9, r6, r8, lsl #21 │ │ │ │ - eorseq r9, r6, lr, asr #20 │ │ │ │ - andseq r0, r5, r6, ror lr │ │ │ │ - eorseq r9, r6, lr, lsl #20 │ │ │ │ - andseq r0, r5, r2, lsr #24 │ │ │ │ - andseq r1, r5, ip, lsl #5 │ │ │ │ - @ instruction: 0x00150bf4 │ │ │ │ - eorseq r9, r6, lr, ror r9 │ │ │ │ - eorseq r9, r6, r4, ror #18 │ │ │ │ + eorseq r9, r6, ip, lsl pc │ │ │ │ + ldrshteq r9, [r6], -r0 │ │ │ │ + eorseq r9, r6, r4, ror #29 │ │ │ │ + eorseq r9, r6, r0, asr #29 │ │ │ │ + @ instruction: 0x00150ed2 │ │ │ │ + eorseq r9, r6, r4, lsl #28 │ │ │ │ + ldrshteq r9, [r6], -r6 │ │ │ │ + eorseq r9, r6, ip, lsr #25 │ │ │ │ + eorseq r9, r6, ip, asr #24 │ │ │ │ + andseq r1, r5, lr, lsr r4 │ │ │ │ + eorseq r9, r6, r0, asr #23 │ │ │ │ + andseq r1, r5, r4, lsr #7 │ │ │ │ + eorseq r9, r6, r4, ror #22 │ │ │ │ + andseq r1, r5, sl, asr r3 │ │ │ │ + eorseq r9, r6, r2, lsl fp │ │ │ │ + ldrshteq r9, [r6], -r8 │ │ │ │ + ldrhteq r9, [r6], -lr │ │ │ │ + andseq r0, r5, sl, lsl #27 │ │ │ │ + eorseq r9, r6, lr, ror sl │ │ │ │ + andseq r0, r5, r6, lsr fp │ │ │ │ + andseq r1, r5, r0, lsr #3 │ │ │ │ + andseq r0, r5, r8, lsl #22 │ │ │ │ + eorseq r9, r6, lr, ror #19 │ │ │ │ ldrsbteq r9, [r6], -r4 │ │ │ │ - eorseq r9, r6, r2, ror #16 │ │ │ │ - andseq sp, r4, r4, lsl lr │ │ │ │ - andseq r0, r5, r2, ror sl │ │ │ │ - ldrshteq r9, [r6], -r2 │ │ │ │ - ldrhteq r9, [r6], -r0 │ │ │ │ - andseq r0, r5, lr, ror #18 │ │ │ │ - eorseq sp, r2, r2, lsl #30 │ │ │ │ - @ instruction: 0x001509d4 │ │ │ │ - @ instruction: 0x001509d2 │ │ │ │ - andseq sp, r3, r2, asr #29 │ │ │ │ - andseq r2, r4, r4, lsr fp │ │ │ │ - mulseq r5, r0, fp │ │ │ │ - andseq r0, r5, lr, ror fp │ │ │ │ - @ instruction: 0x00150bd0 │ │ │ │ - andseq r0, r5, r8, asr fp │ │ │ │ - andseq r0, r5, r2, asr fp │ │ │ │ - andseq r0, r5, r4, asr #17 │ │ │ │ - eorseq r9, r6, ip, asr #11 │ │ │ │ - andseq r0, r5, r8, asr #19 │ │ │ │ - eorseq sp, r2, sl, lsl #27 │ │ │ │ - andseq r0, r5, r2, lsl ip │ │ │ │ - andseq r0, r5, r2, lsr #15 │ │ │ │ - andseq r0, r5, r8, asr fp │ │ │ │ - mlaseq r6, ip, r4, r9 │ │ │ │ - andseq r0, r5, r4, ror #22 │ │ │ │ - eorseq r9, r6, ip, ror #8 │ │ │ │ - andseq r0, r5, lr, ror #7 │ │ │ │ - eorseq r9, r6, r4, lsl r4 │ │ │ │ - andseq r0, r5, ip, lsr r6 │ │ │ │ - andseq r0, r5, lr, lsr fp │ │ │ │ - mlaseq r6, ip, r3, r9 │ │ │ │ - @ instruction: 0x001509d0 │ │ │ │ - @ instruction: 0x001508b0 │ │ │ │ + eorseq r9, r6, r4, asr #18 │ │ │ │ ldrsbteq r9, [r6], -r2 │ │ │ │ - andseq r0, r5, lr, ror #4 │ │ │ │ - andseq r0, r5, sl, asr r7 │ │ │ │ - andseq r0, r5, lr, ror r6 │ │ │ │ - eorseq sp, r2, r6, asr sl │ │ │ │ + andseq sp, r4, r8, lsr #26 │ │ │ │ + andseq r0, r5, r6, lsl #19 │ │ │ │ + eorseq r9, r6, r2, ror #16 │ │ │ │ + eorseq r9, r6, r0, lsr #16 │ │ │ │ + andseq r0, r5, r2, lsl #17 │ │ │ │ + eorseq sp, r2, r2, ror pc │ │ │ │ + andseq r0, r5, r8, ror #17 │ │ │ │ + andseq r0, r5, r6, ror #17 │ │ │ │ + @ instruction: 0x0013ddd6 │ │ │ │ + andseq r2, r4, r8, asr #20 │ │ │ │ + andseq r0, r5, r4, lsr #21 │ │ │ │ + mulseq r5, r2, sl │ │ │ │ + andseq r0, r5, r4, ror #21 │ │ │ │ + andseq r0, r5, ip, ror #20 │ │ │ │ + andseq r0, r5, r6, ror #20 │ │ │ │ + @ instruction: 0x001507d8 │ │ │ │ + eorseq r9, r6, ip, lsr r6 │ │ │ │ + @ instruction: 0x001508dc │ │ │ │ + ldrshteq sp, [r2], -sl │ │ │ │ + andseq r0, r5, r6, lsr #22 │ │ │ │ + @ instruction: 0x001506b6 │ │ │ │ + andseq r0, r5, ip, ror #20 │ │ │ │ + eorseq r9, r6, ip, lsl #10 │ │ │ │ + andseq r0, r5, r8, ror sl │ │ │ │ + ldrsbteq r9, [r6], -ip │ │ │ │ + andseq r0, r5, r2, lsl #6 │ │ │ │ + eorseq r9, r6, r4, lsl #9 │ │ │ │ + andseq r0, r5, r0, asr r5 │ │ │ │ + andseq r0, r5, r2, asr sl │ │ │ │ + eorseq r9, r6, ip, lsl #8 │ │ │ │ + andseq r0, r5, r4, ror #17 │ │ │ │ + andseq r0, r5, r4, asr #15 │ │ │ │ + eorseq r9, r6, r2, asr #6 │ │ │ │ + andseq r0, r5, r2, lsl #3 │ │ │ │ + andseq r0, r5, lr, ror #12 │ │ │ │ + mulseq r5, r2, r5 │ │ │ │ + eorseq sp, r2, r6, asr #21 │ │ │ │ stccc 8, cr15, [r0], #-892 @ 0xfffffc84 │ │ │ │ - bls 4c29e4 <__read_chk@plt+0x45d610> │ │ │ │ + bls 4c2974 <__read_chk@plt+0x45d5a0> │ │ │ │ ldcne 8, cr15, [ip], {223} @ 0xdf │ │ │ │ ldrbtmi r5, [r9], #-2259 @ 0xfffff72d │ │ │ │ tstls lr, #1342177280 @ 0x50000000 │ │ │ │ - ldc 7, cr15, [r8], {77} @ 0x4d │ │ │ │ + ldcl 7, cr15, [r0], {77} @ 0x4d │ │ │ │ @ instruction: 0xf00a4631 │ │ │ │ @ instruction: 0xf7feff4b │ │ │ │ svcls 0x0007be63 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0x46389910 │ │ │ │ - svc 0x008cf74d │ │ │ │ + svc 0x00c4f74d │ │ │ │ mvnvs pc, #8847360 @ 0x870000 │ │ │ │ movtcs lr, #50476 @ 0xc52c │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ @ instruction: 0xf0004298 │ │ │ │ cmpcs r8, #-1342177276 @ 0xb0000004 │ │ │ │ movwne pc, #704 @ 0x2c0 @ │ │ │ │ @ instruction: 0xf47f4298 │ │ │ │ @ instruction: 0x4630acf9 │ │ │ │ - cdp 7, 8, cr15, cr2, cr13, {2} │ │ │ │ + cdp 7, 11, cr15, cr10, cr13, {2} │ │ │ │ @ instruction: 0xf5c09907 │ │ │ │ vqsub.s8 , q0, q13 │ │ │ │ ldrtmi r3, [r0], -r9, ror #7 │ │ │ │ - bl 654efc <__read_chk@plt+0x5efb28> │ │ │ │ + bl 1454e8c <__read_chk@plt+0x13efab8> │ │ │ │ mvnvc pc, #8781824 @ 0x860000 │ │ │ │ stmdacs r2, {r1, r3, r5, r6, r7, sl, sp, lr, pc} │ │ │ │ stclge 4, cr15, [r8], #508 @ 0x1fc │ │ │ │ - blne fef55554 <__read_chk@plt+0xfeef0180> │ │ │ │ + blne fef554e4 <__read_chk@plt+0xfeef0110> │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ @ instruction: 0xf8dfbf7b │ │ │ │ andcs r1, r5, #180, 22 @ 0x2d000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - stcl 7, cr15, [r0], #-308 @ 0xfffffecc │ │ │ │ + ldc 7, cr15, [r8], {77} @ 0x4d │ │ │ │ svclt 0x0076f7fe │ │ │ │ - blcc fea55570 <__read_chk@plt+0xfe9f019c> │ │ │ │ + blcc fea55500 <__read_chk@plt+0xfe9f012c> │ │ │ │ rsccc pc, sl, #64, 4 │ │ │ │ ldrbtmi r9, [fp], #-2311 @ 0xfffff6f9 │ │ │ │ eorcc r6, r4, r8, lsl r8 │ │ │ │ - blx f5327c <__read_chk@plt+0xeedea8> │ │ │ │ + blx f5320c <__read_chk@plt+0xeede38> │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ cmpphi r2, #0 @ p-variant is OBSOLETE │ │ │ │ tsteq r9, #2293760 @ 0x230000 │ │ │ │ stmdals r7, {r0, r2, r8, sl, ip, lr, pc} │ │ │ │ @ instruction: 0xf8d4f00e │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df8532 │ │ │ │ @@ -182167,94 +182139,94 @@ │ │ │ │ @ instruction: 0xf0002f00 │ │ │ │ stmdals r7, {r0, r1, r2, r3, r6, r8, sl, pc} │ │ │ │ @ instruction: 0xf01e2100 │ │ │ │ @ instruction: 0x4606fc97 │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ @ instruction: 0xf01eadff │ │ │ │ @ instruction: 0xf8dffceb │ │ │ │ - blls 2ddf88 <__read_chk@plt+0x278bb4> │ │ │ │ + blls 2ddf18 <__read_chk@plt+0x278b44> │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ andcs sl, r5, #480 @ 0x1e0 │ │ │ │ @ instruction: 0xf74d931e │ │ │ │ - ldrtmi lr, [r1], -r4, lsr #24 │ │ │ │ + @ instruction: 0x4631ec5c │ │ │ │ cdp2 0, 10, cr15, cr0, cr10, {0} │ │ │ │ @ instruction: 0x212f9807 │ │ │ │ - svc 0x00a0f74d │ │ │ │ + svc 0x00d8f74d │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ strhi pc, [r6, #-0]! │ │ │ │ @ instruction: 0xf04f9907 │ │ │ │ cdpge 8, 5, cr0, cr13, cr0, {0} │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xf0404288 │ │ │ │ @ instruction: 0xf8df850c │ │ │ │ @ instruction: 0x46301b14 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0xf88def08 │ │ │ │ + @ instruction: 0xf88def40 │ │ │ │ @ instruction: 0x4630855c │ │ │ │ - blvs 155624 <__read_chk@plt+0xf0250> │ │ │ │ + blvs 1555b4 <__read_chk@plt+0xf01e0> │ │ │ │ ldmdavs r3!, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ stmdaeq r4!, {r0, r1, r8, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf74d4641 │ │ │ │ - @ instruction: 0x4607eeb0 │ │ │ │ + strmi lr, [r7], -r8, ror #29 │ │ │ │ @ instruction: 0xf47e2800 │ │ │ │ strbmi sl, [r0], -r7, asr #27 │ │ │ │ stmibne r0, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ - blx fe6d52bc <__read_chk@plt+0xfe66fee8> │ │ │ │ + blx fe6d524c <__read_chk@plt+0xfe66fe78> │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ ldcge 4, cr15, [lr, #248]! @ 0xf8 │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0x4640463a │ │ │ │ andhi pc, r0, r6, asr #17 │ │ │ │ ldc2l 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ cmplt r0, r1, lsl #12 │ │ │ │ andeq pc, ip, r8, asr #17 │ │ │ │ @ instruction: 0x4640ab1b │ │ │ │ @ instruction: 0xf7fdaa1a │ │ │ │ @ instruction: 0xf8d6f9c9 │ │ │ │ - blls 2b72fc <__read_chk@plt+0x251f28> │ │ │ │ + blls 2b728c <__read_chk@plt+0x251eb8> │ │ │ │ ldrbmi r4, [r2], -r0, asr #12 │ │ │ │ @ instruction: 0xf7fd2101 │ │ │ │ @ instruction: 0xf7feff73 │ │ │ │ @ instruction: 0xf107bda1 │ │ │ │ cdpge 3, 5, cr0, cr13, cr4, {1} │ │ │ │ movwls r4, #54809 @ 0xd619 │ │ │ │ ldrtmi r9, [r0], -r7, lsl #22 │ │ │ │ rsccc pc, r9, #64, 4 │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ andhi pc, r0, r3, lsl #17 │ │ │ │ - cdp 7, 12, cr15, cr2, cr13, {2} │ │ │ │ + cdp 7, 15, cr15, cr10, cr13, {2} │ │ │ │ mvnhi pc, #8781824 @ 0x860000 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ - blcs cb5360 <__read_chk@plt+0xc4ff8c> │ │ │ │ + blcs cb52f0 <__read_chk@plt+0xc4ff1c> │ │ │ │ rsbhi pc, fp, #0 │ │ │ │ - blcs 135508 <__read_chk@plt+0xd0134> │ │ │ │ + blcs 135498 <__read_chk@plt+0xd00c4> │ │ │ │ eorshi pc, r8, #64 @ 0x40 │ │ │ │ tstls sp, r0, lsr r6 │ │ │ │ - ldc 7, cr15, [sl, #308]! @ 0x134 │ │ │ │ + ldcl 7, cr15, [r2, #308]! @ 0x134 │ │ │ │ mvncc pc, #64, 4 │ │ │ │ rsbsvc pc, sl, #192, 10 @ 0x30000000 │ │ │ │ ldrtmi r9, [r0], -sp, lsl #18 │ │ │ │ - b 145508c <__read_chk@plt+0x13efcb8> │ │ │ │ + b fe25501c <__read_chk@plt+0xfe1efc48> │ │ │ │ @ instruction: 0xf8862300 │ │ │ │ @ instruction: 0xf8dd33e8 │ │ │ │ ldrtmi r1, [r0], -r0, lsl #19 │ │ │ │ - blx 12d535c <__read_chk@plt+0x126ff88> │ │ │ │ + blx 12d52ec <__read_chk@plt+0x126ff18> │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ - bge 1d14468 <__read_chk@plt+0x1caf094> │ │ │ │ - bcc f556f0 <__read_chk@plt+0xef031c> │ │ │ │ + bge 1d143f8 <__read_chk@plt+0x1caf024> │ │ │ │ + bcc f55680 <__read_chk@plt+0xef02ac> │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0x06de6a13 │ │ │ │ mvnshi pc, r0, lsl #2 │ │ │ │ - bvs c55700 <__read_chk@plt+0xbf032c> │ │ │ │ + bvs c55690 <__read_chk@plt+0xbf02bc> │ │ │ │ @ instruction: 0x4630447e │ │ │ │ - blx 155380 <__read_chk@plt+0xeffac> │ │ │ │ + blx 155310 <__read_chk@plt+0xeff3c> │ │ │ │ eorsvs r9, r7, r7, lsl #22 │ │ │ │ - blcs 135400 <__read_chk@plt+0xd002c> │ │ │ │ + blcs 135390 <__read_chk@plt+0xcffbc> │ │ │ │ rsbshi pc, fp, #64 @ 0x40 │ │ │ │ ldrtmi r9, [r8], -r6, lsl #22 │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ @ instruction: 0xff24f7fd │ │ │ │ ldmdavc pc, {r0, r1, r2, r8, r9, fp, ip, pc} @ │ │ │ │ @ instruction: 0xf47e2f00 │ │ │ │ @ instruction: 0xf8dfaa50 │ │ │ │ @@ -182262,91 +182234,91 @@ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ ldmibcc r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ ldmibcc r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ ldrmi r2, [r9], -r4, ror #6 │ │ │ │ - stc 7, cr15, [r0, #308] @ 0x134 │ │ │ │ + ldc 7, cr15, [r8, #308]! @ 0x134 │ │ │ │ @ instruction: 0x46304639 │ │ │ │ stc2l 0, cr15, [r8, #40]! @ 0x28 │ │ │ │ - blt f153d8 <__read_chk@plt+0xeb0004> │ │ │ │ + blt f15368 <__read_chk@plt+0xeaff94> │ │ │ │ ldmibne ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ - blls 302c60 <__read_chk@plt+0x29d88c> │ │ │ │ + blls 302bf0 <__read_chk@plt+0x29d81c> │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ @ instruction: 0xf74d931e │ │ │ │ - @ instruction: 0x4631eb5e │ │ │ │ + @ instruction: 0x4631eb96 │ │ │ │ ldc2l 0, cr15, [sl, #40] @ 0x28 │ │ │ │ stclt 7, cr15, [r8, #-1016]! @ 0xfffffc08 │ │ │ │ @ instruction: 0xf01e4630 │ │ │ │ svcls 0x0007f8a7 │ │ │ │ vmax.s8 d20, d0, d1 │ │ │ │ ldrtmi r3, [r8], -sl, ror #5 │ │ │ │ - cdp 7, 4, cr15, cr14, cr13, {2} │ │ │ │ + cdp 7, 8, cr15, cr6, cr13, {2} │ │ │ │ mvnvs pc, #8847360 @ 0x870000 │ │ │ │ stclt 7, cr15, [sp], {254} @ 0xfe │ │ │ │ stmibne r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - bl 1255158 <__read_chk@plt+0x11efd84> │ │ │ │ + bl 20550e8 <__read_chk@plt+0x1fefd14> │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ @ instruction: 0xf7fefdf7 │ │ │ │ stmdavs sl, {r4, r9, fp, ip, sp, pc} │ │ │ │ cdpls 3, 0, cr3, cr7, cr4, {1} │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ @ instruction: 0x46303990 │ │ │ │ andcs r9, r1, #805306368 @ 0x30000000 │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ movwls r2, #9007 @ 0x232f │ │ │ │ mvncc pc, #64, 4 │ │ │ │ @ instruction: 0xf74d4619 │ │ │ │ - @ instruction: 0xf8dfed42 │ │ │ │ + @ instruction: 0xf8dfed7a │ │ │ │ @ instruction: 0x463a1978 │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldc2l 0, cr15, [r0], {29} │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ @ instruction: 0xf8df81ff │ │ │ │ @ instruction: 0xae5d1968 │ │ │ │ ldrtmi r2, [r8], -r5, lsl #4 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - vpadd.i8 d30, d0, d12 │ │ │ │ + vpadd.i8 q15, q0, q2 │ │ │ │ strmi r3, [r1], -r9, ror #5 │ │ │ │ @ instruction: 0xf74d4630 │ │ │ │ - @ instruction: 0xf886ee16 │ │ │ │ + @ instruction: 0xf886ee4e │ │ │ │ smlattcs r0, r8, r3, r7 │ │ │ │ @ instruction: 0xf00c4630 │ │ │ │ @ instruction: 0x4603fd3b │ │ │ │ @ instruction: 0xf0402801 │ │ │ │ @ instruction: 0xf8df846b │ │ │ │ andcs r1, r5, #60, 18 @ 0xf0000 │ │ │ │ strcs r2, [r0, -r0] │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - vqdmulh.s d30, d0, d4 │ │ │ │ + vpadd.i8 d30, d0, d28 │ │ │ │ strmi r3, [r1], -r9, ror #5 │ │ │ │ @ instruction: 0xf74d4630 │ │ │ │ - @ instruction: 0x4630edfe │ │ │ │ + @ instruction: 0x4630ee36 │ │ │ │ @ instruction: 0xf8864639 │ │ │ │ @ instruction: 0xf00c73e8 │ │ │ │ strmi pc, [r3], -r3, lsr #26 │ │ │ │ @ instruction: 0xf0402801 │ │ │ │ stmdals r7, {r0, r1, r4, r6, sl, pc} │ │ │ │ cdp2 0, 12, cr15, cr12, cr8, {6} │ │ │ │ vmlal.s8 q9, d0, d0 │ │ │ │ @ instruction: 0xf8df8235 │ │ │ │ ldrbtmi r3, [fp], #-2308 @ 0xfffff6fc │ │ │ │ ldmvs r0!, {r1, r2, r3, r4, fp, sp, lr}^ │ │ │ │ andcc lr, r6, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ rscsvs r8, r3, r3, lsl r4 │ │ │ │ - bcs 12fc54 <__read_chk@plt+0xca880> │ │ │ │ + bcs 12fbe4 <__read_chk@plt+0xca810> │ │ │ │ ldrhi pc, [r3], #-0 │ │ │ │ orrsvs r6, r3, r2, asr #19 │ │ │ │ stclt 0, cr15, [pc], {-0} │ │ │ │ stmiane r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b ff655238 <__read_chk@plt+0xff5efe64> │ │ │ │ + bl 4551c8 <__read_chk@plt+0x3efdf4> │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ @ instruction: 0xf7fefd87 │ │ │ │ stmdals r7, {r5, r7, r8, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf882f01e │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ stmdavs r3!, {r1, r2, r3, r4, r6, r8, pc} │ │ │ │ ldclt 7, cr15, [sl], {254} @ 0xfe │ │ │ │ @@ -182360,422 +182332,422 @@ │ │ │ │ @ instruction: 0xf7fefe57 │ │ │ │ stmdacs r2, {r0, r5, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ ldcge 4, cr15, [lr, #504] @ 0x1f8 │ │ │ │ ldmne r8, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ andcs fp, r5, #12352 @ 0x3040 │ │ │ │ andcs r4, r0, r1, asr #12 │ │ │ │ - b feb55290 <__read_chk@plt+0xfeaefebc> │ │ │ │ + b ff955220 <__read_chk@plt+0xff8efe4c> │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ andcs pc, r3, fp, asr sp @ │ │ │ │ - bl 19d529c <__read_chk@plt+0x196fec8> │ │ │ │ + bl fe7d522c <__read_chk@plt+0xfe76fe58> │ │ │ │ stclt 7, cr15, [ip, #1016] @ 0x3f8 │ │ │ │ ldmdane r8!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b fe7d52ac <__read_chk@plt+0xfe76fed8> │ │ │ │ + b ff5d523c <__read_chk@plt+0xff56fe68> │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ @ instruction: 0xf7fefd4d │ │ │ │ @ instruction: 0xf8dfb966 │ │ │ │ andcs r1, r5, #104, 16 @ 0x680000 │ │ │ │ ldrbtmi sl, [r9], #-3677 @ 0xfffff1a3 │ │ │ │ - b fe4d52c4 <__read_chk@plt+0xfe46fef0> │ │ │ │ + b ff2d5254 <__read_chk@plt+0xff26fe80> │ │ │ │ andcs r9, r1, #7168 @ 0x1c00 │ │ │ │ movwls r9, #8192 @ 0x2000 │ │ │ │ vst1.8 {d20-d22}, [pc :256], r0 │ │ │ │ movwls r7, #5104 @ 0x13f0 │ │ │ │ mvncc pc, #64, 4 │ │ │ │ @ instruction: 0xf74d4619 │ │ │ │ - @ instruction: 0x4639ec96 │ │ │ │ + ldrtmi lr, [r9], -lr, asr #25 │ │ │ │ @ instruction: 0xf00c4630 │ │ │ │ strmi pc, [r3], -r9, lsr #25 │ │ │ │ @ instruction: 0xf43f2801 │ │ │ │ ldrtmi sl, [r8], -sp, ror #24 │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ @ instruction: 0xf8df80e2 │ │ │ │ andcs r1, r5, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0xf7feea70 │ │ │ │ + @ instruction: 0xf7feeaa8 │ │ │ │ @ instruction: 0xf8dfbd85 │ │ │ │ andcs r1, r5, #32, 16 @ 0x200000 │ │ │ │ ldrbtmi r2, [r9], #-0 │ │ │ │ - b 1ad5314 <__read_chk@plt+0x1a6ff40> │ │ │ │ + b fe8d52a4 <__read_chk@plt+0xfe86fed0> │ │ │ │ @ instruction: 0xf00a2100 │ │ │ │ andcs pc, r3, r9, lsl sp @ │ │ │ │ - bl 955320 <__read_chk@plt+0x8eff4c> │ │ │ │ - blt ff7d55ec <__read_chk@plt+0xff770218> │ │ │ │ + bl 17552b0 <__read_chk@plt+0x16efedc> │ │ │ │ + blt ff7d557c <__read_chk@plt+0xff7701a8> │ │ │ │ @ instruction: 0xf10d3011 │ │ │ │ @ instruction: 0xf0d2087c │ │ │ │ - stmdavs r3!, {r0, r1, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ + stmdavs r3!, {r0, r1, r2, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ andeq pc, r0, r8, asr #17 │ │ │ │ strbtle r0, [r3], #-1754 @ 0xfffff926 │ │ │ │ ubfxcs pc, pc, #17, #17 │ │ │ │ ldrbtmi r0, [sl], #-1055 @ 0xfffffbe1 │ │ │ │ @ instruction: 0xf8dfd563 │ │ │ │ sbcseq r1, lr, #236, 14 @ 0x3b00000 │ │ │ │ strble r4, [r3, #-1145]! @ 0xfffffb87 │ │ │ │ ubfxcc pc, pc, #17, #5 │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ tstcs r1, r1, lsl #6 │ │ │ │ movwls r9, #15111 @ 0x3b07 │ │ │ │ @ instruction: 0x37d8f8df │ │ │ │ @ instruction: 0xf04f9200 │ │ │ │ ldrbtmi r3, [fp], #-767 @ 0xfffffd01 │ │ │ │ - ldc 7, cr15, [r2, #308]! @ 0x134 │ │ │ │ - blt 1115638 <__read_chk@plt+0x10b0264> │ │ │ │ + stcl 7, cr15, [sl, #308]! @ 0x134 │ │ │ │ + blt 11155c8 <__read_chk@plt+0x10b01f4> │ │ │ │ @ instruction: 0x37c8f8df │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ @ instruction: 0xf7fd9b06 │ │ │ │ @ instruction: 0xf7fffdcf │ │ │ │ strmi fp, [lr], -r9, lsr #21 │ │ │ │ mcrlt 7, 2, pc, cr3, cr14, {7} @ │ │ │ │ sbfxne pc, pc, #17, #17 │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - b a55398 <__read_chk@plt+0x9effc4> │ │ │ │ + b 1855328 <__read_chk@plt+0x17eff54> │ │ │ │ ldclt 7, cr15, [sl, #-1016]! @ 0xfffffc08 │ │ │ │ @ instruction: 0xf8df4630 │ │ │ │ ldrbtmi r6, [lr], #-1956 @ 0xfffff85c │ │ │ │ @ instruction: 0x31246831 │ │ │ │ mrc2 7, 6, pc, cr2, cr13, {7} │ │ │ │ ldmdavs r0!, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ tstcs r0, r2, asr r6 │ │ │ │ ldc2 7, cr15, [r4, #1012]! @ 0x3f4 │ │ │ │ - bllt ff9d5680 <__read_chk@plt+0xff9702ac> │ │ │ │ + bllt ff9d5610 <__read_chk@plt+0xff97023c> │ │ │ │ andcs r9, r0, #16, 18 @ 0x40000 │ │ │ │ - blx fe1d5686 <__read_chk@plt+0xfe1702b2> │ │ │ │ + blx fe1d5616 <__read_chk@plt+0xfe170242> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ stmiage ip!, {r1, r2, r3, r4, r5, sl, ip, sp, lr, pc} │ │ │ │ - blge 7efa5c <__read_chk@plt+0x78a688> │ │ │ │ - bge 7a8f60 <__read_chk@plt+0x743b8c> │ │ │ │ + blge 7ef9ec <__read_chk@plt+0x78a618> │ │ │ │ + bge 7a8ef0 <__read_chk@plt+0x743b1c> │ │ │ │ @ instruction: 0xfff2f7fc │ │ │ │ @ instruction: 0xf7fe682e │ │ │ │ @ instruction: 0xf8dfb8a3 │ │ │ │ mrcge 6, 0, r3, cr14, cr12, {6} │ │ │ │ @ instruction: 0xf8df9a0e │ │ │ │ ldmpl r3, {r5, r6, r8, r9, sl, ip}^ │ │ │ │ andcs r4, r5, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf74d931e │ │ │ │ - @ instruction: 0x4631e9f6 │ │ │ │ + ldrtmi lr, [r1], -lr, lsr #20 │ │ │ │ stc2 0, cr15, [r8], #40 @ 0x28 │ │ │ │ - bllt ff1556c4 <__read_chk@plt+0xff0f02f0> │ │ │ │ + bllt ff155654 <__read_chk@plt+0xff0f0280> │ │ │ │ @ instruction: 0x2748f8df │ │ │ │ ldrbtmi r0, [sl], #-1055 @ 0xfffffbe1 │ │ │ │ @ instruction: 0xf8dfd49b │ │ │ │ sbcseq r1, lr, #68, 14 @ 0x1100000 │ │ │ │ ldrle r4, [fp], #1145 @ 0x479 │ │ │ │ @ instruction: 0x373cf8df │ │ │ │ @ instruction: 0xe79a447b │ │ │ │ @ instruction: 0x369cf8df │ │ │ │ stcls 2, cr2, [lr], {5} │ │ │ │ @ instruction: 0x1730f8df │ │ │ │ ldrbtmi r5, [r9], #-2275 @ 0xfffff71d │ │ │ │ tstls lr, #7680 @ 0x1e00 │ │ │ │ - ldmib r6, {r0, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + b 4d53c4 <__read_chk@plt+0x46fff0> │ │ │ │ @ instruction: 0xf00a4621 │ │ │ │ andcs pc, r2, r9, lsl #25 │ │ │ │ - b fe555440 <__read_chk@plt+0xfe4f006c> │ │ │ │ + b ff3553d0 <__read_chk@plt+0xff2efffc> │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ @ instruction: 0xf8df2718 │ │ │ │ ldrbtmi r3, [sl], #-1816 @ 0xfffff8e8 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ stmdbcc ip, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ @ instruction: 0xf60d82ef │ │ │ │ pop {r2, r4, r6, r8, sl, fp, ip} │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ andcs r1, r5, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - svccs 0x0001e9b8 │ │ │ │ + svccs 0x0001e9f0 │ │ │ │ adchi pc, lr, #0 │ │ │ │ usatcs pc, #12, pc, asr #17 @ │ │ │ │ - blls 2e8934 <__read_chk@plt+0x283560> │ │ │ │ + blls 2e88c4 <__read_chk@plt+0x2834f0> │ │ │ │ stmib sp, {r0, r2, r3, r4, r6, r9, sl, fp, sp, pc}^ │ │ │ │ andcs r0, r1, #0, 4 │ │ │ │ ldrtmi r9, [r0], -r3, lsl #6 │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ vcgt.s8 d25, d0, d2 │ │ │ │ ldrmi r3, [r9], -r9, ror #7 │ │ │ │ - bl feed549c <__read_chk@plt+0xfee700c8> │ │ │ │ + bl ffcd542c <__read_chk@plt+0xffc70058> │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ - bvs 206a4c <__read_chk@plt+0x1a1678> │ │ │ │ + bvs 2069dc <__read_chk@plt+0x1a1608> │ │ │ │ tstpeq r0, #67 @ p-variant is OBSOLETE @ 0x43 │ │ │ │ @ instruction: 0xf8d26203 │ │ │ │ @ instruction: 0xf8c0321c │ │ │ │ movwcs r3, #540 @ 0x21c │ │ │ │ andscc pc, ip, #12713984 @ 0xc20000 │ │ │ │ @ instruction: 0xf8dfe5fc │ │ │ │ andcs r1, r5, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - @ instruction: 0xf7fee98e │ │ │ │ + @ instruction: 0xf7fee9c6 │ │ │ │ @ instruction: 0xf8dfbca3 │ │ │ │ ldrbtmi r0, [r8], #-1700 @ 0xfffff95c │ │ │ │ stc2 0, cr15, [r6], {10} │ │ │ │ @ instruction: 0x069cf8df │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ @ instruction: 0xf04ffff1 │ │ │ │ @ instruction: 0xe7ae30ff │ │ │ │ @ instruction: 0xf74d4630 │ │ │ │ - @ instruction: 0xf8dfeb84 │ │ │ │ + @ instruction: 0xf8dfebbc │ │ │ │ @ instruction: 0xf5c0168c │ │ │ │ vqsub.s8 , q0, q13 │ │ │ │ ldrbtmi r3, [r9], #-1001 @ 0xfffffc17 │ │ │ │ @ instruction: 0xf74d4630 │ │ │ │ - movwcs lr, #2068 @ 0x814 │ │ │ │ + movwcs lr, #2124 @ 0x84c │ │ │ │ mvncc pc, #8781824 @ 0x860000 │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r5, r6, r7, fp, sp, lr} │ │ │ │ @ instruction: 0xf8dfe5b4 │ │ │ │ ldrbtmi r1, [r9], #-1648 @ 0xfffff990 │ │ │ │ ldcllt 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ strcc r6, [r4, -r3, lsr #16] │ │ │ │ ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ svceq 0x0010f013 │ │ │ │ andcs fp, r9, ip, lsl #30 │ │ │ │ ldrtmi r2, [r8], #-12 │ │ │ │ - blx fe753b42 <__read_chk@plt+0xfe6ee76e> │ │ │ │ + blx 1153ad2 <__read_chk@plt+0x10ee6fe> │ │ │ │ @ instruction: 0xf8c86823 │ │ │ │ ldrbeq r0, [r9], r0 │ │ │ │ andhi pc, r4, #64, 2 │ │ │ │ @ instruction: 0x6644f8df │ │ │ │ @ instruction: 0xf7ff447e │ │ │ │ stmdavc fp, {r0, r2, r7, fp, ip, sp, pc}^ │ │ │ │ subsle r2, r8, lr, lsr #22 │ │ │ │ stmibcs r0, {r0, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf57f0792 │ │ │ │ - blcs 142e54 <__read_chk@plt+0xdda80> │ │ │ │ + blcs 142de4 <__read_chk@plt+0xdda10> │ │ │ │ stcge 4, cr15, [sl, #508] @ 0x1fc │ │ │ │ ldrmi r9, [r8], sp, lsl #16 │ │ │ │ @ instruction: 0xf74d9106 │ │ │ │ - blls 592550 <__read_chk@plt+0x52d17c> │ │ │ │ + blls 5925c0 <__read_chk@plt+0x52d1ec> │ │ │ │ andsle r4, r1, #152, 4 @ 0x80000009 │ │ │ │ strmi r9, [r8], -r6, lsl #18 │ │ │ │ - bl 1155570 <__read_chk@plt+0x10f019c> │ │ │ │ + bl 1f55500 <__read_chk@plt+0x1ef012c> │ │ │ │ addsmi r9, r8, #21504 @ 0x5400 │ │ │ │ ldcls 2, cr13, [r1, #-40] @ 0xffffffd8 │ │ │ │ stmdbls sp, {r2, r4, sl, fp, ip, pc} │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ - stc 7, cr15, [lr], #-308 @ 0xfffffecc │ │ │ │ + stcl 7, cr15, [r6], #-308 @ 0xfffffecc │ │ │ │ strtmi r4, [fp], #-1571 @ 0xfffff9dd │ │ │ │ stchi 8, cr15, [r1], {3} │ │ │ │ ldrbeq pc, [r4, #2271]! @ 0x8df @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ @ instruction: 0xe753ff95 │ │ │ │ strbne pc, [ip, #2271]! @ 0x8df @ │ │ │ │ cdpge 2, 5, cr2, cr13, cr5, {0} │ │ │ │ @ instruction: 0xf74d4479 │ │ │ │ - blls 311cec <__read_chk@plt+0x2ac918> │ │ │ │ + blls 311d5c <__read_chk@plt+0x2ac988> │ │ │ │ andcs r9, r1, #0 │ │ │ │ ldrtmi r9, [r0], -r2, lsl #6 │ │ │ │ mvnsvc pc, #1325400064 @ 0x4f000000 │ │ │ │ vcgt.s8 d25, d0, d1 │ │ │ │ ldrmi r3, [r9], -r9, ror #7 │ │ │ │ - bl a555c0 <__read_chk@plt+0x9f01ec> │ │ │ │ + bl 1855550 <__read_chk@plt+0x17f017c> │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ ldrtmi r2, [r8], -r0, lsl #4 │ │ │ │ - blx 20d588c <__read_chk@plt+0x20704b8> │ │ │ │ + blx 20d581c <__read_chk@plt+0x2070448> │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ mrshi pc, (UNDEF: 72) @ │ │ │ │ - blge 7efc84 <__read_chk@plt+0x78a8b0> │ │ │ │ - bge 7a9188 <__read_chk@plt+0x743db4> │ │ │ │ + blge 7efc14 <__read_chk@plt+0x78a840> │ │ │ │ + bge 7a9118 <__read_chk@plt+0x743d44> │ │ │ │ mcr2 7, 7, pc, cr14, cr12, {7} @ │ │ │ │ ldrb r6, [r3, #-2103]! @ 0xfffff7c9 │ │ │ │ strne pc, [r4, #2271]! @ 0x8df │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ - ldm r8!, {r0, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ + ldmdb r0!, {r0, r2, r3, r6, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf00a4631 │ │ │ │ @ instruction: 0xf7fefb75 │ │ │ │ @ instruction: 0xf891bac3 │ │ │ │ @ instruction: 0xf1b88002 │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ @ instruction: 0x212fad33 │ │ │ │ @ instruction: 0xf74d4630 │ │ │ │ - strmi lr, [r7], -lr, ror #24 │ │ │ │ + strmi lr, [r7], -r6, lsr #25 │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ stmdavs r3!, {r1, r2, r3, r4, r5, r8, sl, fp, sp, pc} │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ strle r0, [r5, #-793] @ 0xfffffce7 │ │ │ │ @ instruction: 0xf00d4630 │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ rschi pc, r3, r0 │ │ │ │ ldclne 8, cr9, [r9], #-28 @ 0xffffffe4 │ │ │ │ rsccc pc, sl, #64, 4 │ │ │ │ stmdaeq r0, {r0, TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes